--- /srv/rebuilderd/tmp/rebuilderdUoTBSZ/inputs/mplayer-gui_1.5+svn38674-2_armhf.deb +++ /srv/rebuilderd/tmp/rebuilderdUoTBSZ/out/mplayer-gui_1.5+svn38674-2_armhf.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2025-03-22 22:53:41.000000 debian-binary │ -rw-r--r-- 0 0 0 2408 2025-03-22 22:53:41.000000 control.tar.xz │ --rw-r--r-- 0 0 0 1102464 2025-03-22 22:53:41.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 1111056 2025-03-22 22:53:41.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./control │ │ │ @@ -1,13 +1,13 @@ │ │ │ Package: mplayer-gui │ │ │ Source: mplayer │ │ │ Version: 2:1.5+svn38674-2 │ │ │ Architecture: armhf │ │ │ Maintainer: Debian Multimedia Maintainers │ │ │ -Installed-Size: 3896 │ │ │ +Installed-Size: 3960 │ │ │ Depends: mplayer, liba52-0.7.4 (>= 0.7.4), libaa1 (>= 1.4p5), libasound2t64 (>= 1.0.16), libass9 (>= 1:0.13.6), libaudio2, libavcodec61 (>= 7:7.0), libavformat61 (>= 7:7.0), libavutil59 (>= 7:7.0), libbluray2 (>= 1:0.2.2), libbs2b0 (>= 3.1.0+dfsg), libc6 (>= 2.34), libcaca0 (>= 0.99.beta20), libcdio-cdda2t64 (>= 10.2+2.0.0), libcdio-paranoia2t64 (>= 10.2+2.0.0), libcdio19t64 (>= 2.1.0), libdca0 (>= 0.0.5), libdv4t64 (>= 1.0.0), libdvdnav4 (>= 4.1.3), libdvdread8t64 (>= 4.1.3), libegl1, libenca0 (>= 1.9), libfaad2 (>= 2.7), libfontconfig1 (>= 2.12.6), libfreetype6 (>= 2.2.1), libfribidi0 (>= 0.19.2), libgdk-pixbuf-2.0-0 (>= 2.22.0), libgif7 (>= 5.1), libgl1, libglib2.0-0t64 (>= 2.12.0), libgtk2.0-0t64 (>= 2.24.0), libjack-jackd2-0 (>= 1.9.10+20150825) | libjack-0.125, libjpeg62-turbo (>= 1.3.1), liblirc-client0t64 (>= 0.10.2), libmad0 (>= 0.15.1b-3), libmng1 (>= 1.0.10), libmpeg2-4 (>= 0.5.1), libmpg123-0t64 (>= 1.28.0), libogg0 (>= 1.0rc3), libopenal1 (>= 1.14), libpng16-16t64 (>= 1.6.46), libpostproc58 (>= 7:7.0), libpulse0 (>= 0.99.1), libsdl1.2debian (>= 1.2.15), libsmbclient0 (>= 2:4.0.3+dfsg1), libsndio7.0 (>= 1.8.1), libspeex1 (>= 1.2~), libswresample5 (>= 7:7.0), libswscale8 (>= 7:7.0), libtheoradec1 (>= 1.0), libtinfo6 (>= 6), libvdpau1 (>= 0.2), libvorbisidec1 (>= 1.2.1+git20180316), libx11-6, libxext6, libxinerama1 (>= 2:1.1.4), libxss1, libxv1, libxvidcore4 (>= 1.2.2), libxxf86dga1 (>= 2:1.1.5), libxxf86vm1, zlib1g (>= 1:1.1.4) │ │ │ Recommends: mplayer-skin │ │ │ Suggests: bzip2, fontconfig, fonts-freefont-ttf, mplayer-doc │ │ │ Section: video │ │ │ Priority: optional │ │ │ Multi-Arch: foreign │ │ │ Homepage: https://mplayerhq.hu │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── file list │ │ │ @@ -1,11 +1,11 @@ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2025-03-22 22:53:41.000000 ./ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2025-03-22 22:53:41.000000 ./usr/ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2025-03-22 22:53:41.000000 ./usr/bin/ │ │ │ --rwxr-xr-x 0 root (0) root (0) 3444272 2025-03-22 22:53:41.000000 ./usr/bin/gmplayer │ │ │ +-rwxr-xr-x 0 root (0) root (0) 3509820 2025-03-22 22:53:41.000000 ./usr/bin/gmplayer │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2025-03-22 22:53:41.000000 ./usr/lib/ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2025-03-22 22:53:41.000000 ./usr/lib/mime/ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2025-03-22 22:53:41.000000 ./usr/lib/mime/packages/ │ │ │ -rw-r--r-- 0 root (0) root (0) 3981 2025-02-10 15:43:41.000000 ./usr/lib/mime/packages/mplayer-gui │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2025-03-22 22:53:41.000000 ./usr/share/ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2025-03-22 22:53:41.000000 ./usr/share/applications/ │ │ │ -rw-r--r-- 0 root (0) root (0) 3863 2025-02-10 15:43:41.000000 ./usr/share/applications/mplayer.desktop │ │ ├── ./usr/bin/gmplayer │ │ │ ├── readelf --wide --file-header {} │ │ │ │ @@ -4,17 +4,17 @@ │ │ │ │ Data: 2's complement, little endian │ │ │ │ Version: 1 (current) │ │ │ │ OS/ABI: UNIX - System V │ │ │ │ ABI Version: 0 │ │ │ │ Type: DYN (Position-Independent Executable file) │ │ │ │ Machine: ARM │ │ │ │ Version: 0x1 │ │ │ │ - Entry point address: 0x2a939 │ │ │ │ + Entry point address: 0x2a859 │ │ │ │ Start of program headers: 52 (bytes into file) │ │ │ │ - Start of section headers: 3443112 (bytes into file) │ │ │ │ + Start of section headers: 3508660 (bytes into file) │ │ │ │ Flags: 0x5000400, Version5 EABI, hard-float ABI │ │ │ │ Size of this header: 52 (bytes) │ │ │ │ Size of program headers: 32 (bytes) │ │ │ │ Number of program headers: 10 │ │ │ │ Size of section headers: 40 (bytes) │ │ │ │ Number of section headers: 29 │ │ │ │ Section header string table index: 28 │ │ │ ├── readelf --wide --program-header {} │ │ │ │ @@ -1,25 +1,25 @@ │ │ │ │ │ │ │ │ Elf file type is DYN (Position-Independent Executable file) │ │ │ │ -Entry point 0x2a939 │ │ │ │ +Entry point 0x2a859 │ │ │ │ There are 10 program headers, starting at offset 52 │ │ │ │ │ │ │ │ Program Headers: │ │ │ │ Type Offset VirtAddr PhysAddr FileSiz MemSiz Flg Align │ │ │ │ - ARM_EXIDX 0x31f188 0x0031f188 0x0031f188 0x00008 0x00008 R 0x4 │ │ │ │ + ARM_EXIDX 0x3313f0 0x003313f0 0x003313f0 0x00008 0x00008 R 0x4 │ │ │ │ PHDR 0x000034 0x00000034 0x00000034 0x00140 0x00140 R 0x4 │ │ │ │ INTERP 0x000198 0x00000198 0x00000198 0x00019 0x00019 R 0x1 │ │ │ │ [Requesting program interpreter: /lib/ld-linux-armhf.so.3] │ │ │ │ - LOAD 0x000000 0x00000000 0x00000000 0x31f1b4 0x31f1b4 R E 0x10000 │ │ │ │ - LOAD 0x32a048 0x0032a048 0x0032a048 0x1e7e0 0x538a8 RW 0x10000 │ │ │ │ - DYNAMIC 0x33dfc0 0x0033dfc0 0x0033dfc0 0x00308 0x00308 RW 0x4 │ │ │ │ + LOAD 0x000000 0x00000000 0x00000000 0x33141c 0x33141c R E 0x10000 │ │ │ │ + LOAD 0x33a058 0x0034a058 0x0034a058 0x1e7d0 0x53898 RW 0x10000 │ │ │ │ + DYNAMIC 0x34dfd0 0x0035dfd0 0x0035dfd0 0x00308 0x00308 RW 0x4 │ │ │ │ NOTE 0x000174 0x00000174 0x00000174 0x00024 0x00024 R 0x4 │ │ │ │ - NOTE 0x31f194 0x0031f194 0x0031f194 0x00020 0x00020 R 0x4 │ │ │ │ + NOTE 0x3313fc 0x003313fc 0x003313fc 0x00020 0x00020 R 0x4 │ │ │ │ GNU_STACK 0x000000 0x00000000 0x00000000 0x00000 0x00000 RW 0x10 │ │ │ │ - GNU_RELRO 0x32a048 0x0032a048 0x0032a048 0x15fb8 0x15fb8 R 0x1 │ │ │ │ + GNU_RELRO 0x33a058 0x0034a058 0x0034a058 0x15fa8 0x15fa8 R 0x1 │ │ │ │ │ │ │ │ Section to Segment mapping: │ │ │ │ Segment Sections... │ │ │ │ 00 .ARM.exidx │ │ │ │ 01 │ │ │ │ 02 .interp │ │ │ │ 03 .note.gnu.build-id .interp .gnu.hash .dynsym .dynstr .gnu.version .gnu.version_d .gnu.version_r .rel.dyn .rel.plt .init .plt .text .fini .rodata .ARM.exidx .eh_frame .note.ABI-tag │ │ │ ├── readelf --wide --sections {} │ │ │ │ @@ -1,38 +1,38 @@ │ │ │ │ -There are 29 section headers, starting at offset 0x3489a8: │ │ │ │ +There are 29 section headers, starting at offset 0x3589b4: │ │ │ │ │ │ │ │ Section Headers: │ │ │ │ [Nr] Name Type Addr Off Size ES Flg Lk Inf Al │ │ │ │ [ 0] NULL 00000000 000000 000000 00 0 0 0 │ │ │ │ [ 1] .note.gnu.build-id NOTE 00000174 000174 000024 00 A 0 0 4 │ │ │ │ [ 2] .interp PROGBITS 00000198 000198 000019 00 A 0 0 1 │ │ │ │ [ 3] .gnu.hash GNU_HASH 000001b4 0001b4 000024 04 A 4 0 4 │ │ │ │ - [ 4] .dynsym DYNSYM 000001d8 0001d8 005890 10 A 5 3 4 │ │ │ │ - [ 5] .dynstr STRTAB 00005a68 005a68 006388 00 A 0 0 1 │ │ │ │ - [ 6] .gnu.version VERSYM 0000bdf0 00bdf0 000b12 02 A 4 0 2 │ │ │ │ - [ 7] .gnu.version_d VERDEF 0000c904 00c904 000038 00 A 5 2 4 │ │ │ │ - [ 8] .gnu.version_r VERNEED 0000c93c 00c93c 000310 00 A 5 21 4 │ │ │ │ - [ 9] .rel.dyn REL 0000cc4c 00cc4c 011f98 08 A 4 0 4 │ │ │ │ - [10] .rel.plt REL 0001ebe4 01ebe4 002aa0 08 AI 4 23 4 │ │ │ │ - [11] .init PROGBITS 00021684 021684 00000c 00 AX 0 0 4 │ │ │ │ - [12] .plt PROGBITS 00021690 021690 004004 04 AX 0 0 4 │ │ │ │ - [13] .text PROGBITS 00025698 025698 1a1970 00 AX 0 0 8 │ │ │ │ - [14] .fini PROGBITS 001c7008 1c7008 000008 00 AX 0 0 4 │ │ │ │ - [15] .rodata PROGBITS 001c7010 1c7010 158178 00 A 0 0 16 │ │ │ │ - [16] .ARM.exidx ARM_EXIDX 0031f188 31f188 000008 00 AL 13 0 4 │ │ │ │ - [17] .eh_frame PROGBITS 0031f190 31f190 000004 00 A 0 0 4 │ │ │ │ - [18] .note.ABI-tag NOTE 0031f194 31f194 000020 00 A 0 0 4 │ │ │ │ - [19] .init_array INIT_ARRAY 0032a048 32a048 000004 04 WA 0 0 4 │ │ │ │ - [20] .fini_array FINI_ARRAY 0032a04c 32a04c 000004 04 WA 0 0 4 │ │ │ │ - [21] .data.rel.ro PROGBITS 0032a050 32a050 013f70 00 WA 0 0 8 │ │ │ │ - [22] .dynamic DYNAMIC 0033dfc0 33dfc0 000308 08 WA 5 0 4 │ │ │ │ - [23] .got PROGBITS 0033e2c8 33e2c8 001d38 04 WA 0 0 4 │ │ │ │ - [24] .data PROGBITS 00340000 340000 008828 00 WA 0 0 8 │ │ │ │ - [25] .bss NOBITS 00348828 348828 0350c8 00 WA 0 0 8 │ │ │ │ - [26] .ARM.attributes ARM_ATTRIBUTES 00000000 348828 000033 00 0 0 1 │ │ │ │ - [27] .gnu_debuglink PROGBITS 00000000 34885c 000034 00 0 0 4 │ │ │ │ - [28] .shstrtab STRTAB 00000000 348890 000117 00 0 0 1 │ │ │ │ + [ 4] .dynsym DYNSYM 000001d8 0001d8 005840 10 A 5 3 4 │ │ │ │ + [ 5] .dynstr STRTAB 00005a18 005a18 006372 00 A 0 0 1 │ │ │ │ + [ 6] .gnu.version VERSYM 0000bd8a 00bd8a 000b08 02 A 4 0 2 │ │ │ │ + [ 7] .gnu.version_d VERDEF 0000c894 00c894 000038 00 A 5 2 4 │ │ │ │ + [ 8] .gnu.version_r VERNEED 0000c8cc 00c8cc 000310 00 A 5 21 4 │ │ │ │ + [ 9] .rel.dyn REL 0000cbdc 00cbdc 011f98 08 A 4 0 4 │ │ │ │ + [10] .rel.plt REL 0001eb74 01eb74 002a78 08 AI 4 23 4 │ │ │ │ + [11] .init PROGBITS 000215ec 0215ec 00000c 00 AX 0 0 4 │ │ │ │ + [12] .plt PROGBITS 000215f8 0215f8 003fc8 04 AX 0 0 4 │ │ │ │ + [13] .text PROGBITS 000255c0 0255c0 1b3c90 00 AX 0 0 8 │ │ │ │ + [14] .fini PROGBITS 001d9250 1d9250 000008 00 AX 0 0 4 │ │ │ │ + [15] .rodata PROGBITS 001d9260 1d9260 158190 00 A 0 0 16 │ │ │ │ + [16] .ARM.exidx ARM_EXIDX 003313f0 3313f0 000008 00 AL 13 0 4 │ │ │ │ + [17] .eh_frame PROGBITS 003313f8 3313f8 000004 00 A 0 0 4 │ │ │ │ + [18] .note.ABI-tag NOTE 003313fc 3313fc 000020 00 A 0 0 4 │ │ │ │ + [19] .init_array INIT_ARRAY 0034a058 33a058 000004 04 WA 0 0 4 │ │ │ │ + [20] .fini_array FINI_ARRAY 0034a05c 33a05c 000004 04 WA 0 0 4 │ │ │ │ + [21] .data.rel.ro PROGBITS 0034a060 33a060 013f70 00 WA 0 0 8 │ │ │ │ + [22] .dynamic DYNAMIC 0035dfd0 34dfd0 000308 08 WA 5 0 4 │ │ │ │ + [23] .got PROGBITS 0035e2d8 34e2d8 001d24 04 WA 0 0 4 │ │ │ │ + [24] .data PROGBITS 00360000 350000 008828 00 WA 0 0 8 │ │ │ │ + [25] .bss NOBITS 00368828 358828 0350c8 00 WA 0 0 8 │ │ │ │ + [26] .ARM.attributes ARM_ATTRIBUTES 00000000 358828 00003d 00 0 0 1 │ │ │ │ + [27] .gnu_debuglink PROGBITS 00000000 358868 000034 00 0 0 4 │ │ │ │ + [28] .shstrtab STRTAB 00000000 35889c 000117 00 0 0 1 │ │ │ │ Key to Flags: │ │ │ │ W (write), A (alloc), X (execute), M (merge), S (strings), I (info), │ │ │ │ L (link order), O (extra OS processing required), G (group), T (TLS), │ │ │ │ C (compressed), x (unknown), o (OS specific), E (exclude), │ │ │ │ D (mbind), y (purecode), p (processor specific) │ │ │ ├── readelf --wide --symbols {} │ │ │ │ @@ -1,13 +1,13 @@ │ │ │ │ │ │ │ │ -Symbol table '.dynsym' contains 1417 entries: │ │ │ │ +Symbol table '.dynsym' contains 1412 entries: │ │ │ │ Num: Value Size Type Bind Vis Ndx Name │ │ │ │ 0: 00000000 0 NOTYPE LOCAL DEFAULT UND │ │ │ │ - 1: 00021684 0 SECTION LOCAL DEFAULT 11 .init │ │ │ │ - 2: 00340000 0 SECTION LOCAL DEFAULT 24 .data │ │ │ │ + 1: 000215ec 0 SECTION LOCAL DEFAULT 11 .init │ │ │ │ + 2: 00360000 0 SECTION LOCAL DEFAULT 24 .data │ │ │ │ 3: 00000000 0 FUNC GLOBAL DEFAULT UND tgetnum@NCURSES6_TINFO_5.0.19991023 (3) │ │ │ │ 4: 00000000 0 FUNC GLOBAL DEFAULT UND sio_stop │ │ │ │ 5: 00000000 0 FUNC GLOBAL DEFAULT UND XF86VidModeSetViewPort │ │ │ │ 6: 00000000 0 FUNC GLOBAL DEFAULT UND dv_decoder_new │ │ │ │ 7: 00000000 0 FUNC GLOBAL DEFAULT UND av_fifo_freep2@LIBAVUTIL_59 (4) │ │ │ │ 8: 00000000 0 FUNC GLOBAL DEFAULT UND mpeg2_info │ │ │ │ 9: 00000000 0 FUNC GLOBAL DEFAULT UND av_fifo_alloc2@LIBAVUTIL_59 (4) │ │ │ │ @@ -211,1210 +211,1205 @@ │ │ │ │ 207: 00000000 0 FUNC GLOBAL DEFAULT UND av_fifo_can_read@LIBAVUTIL_59 (4) │ │ │ │ 208: 00000000 0 FUNC GLOBAL DEFAULT UND png_set_sig_bytes@PNG16_0 (16) │ │ │ │ 209: 00000000 0 FUNC GLOBAL DEFAULT UND av_pix_fmt_desc_get@LIBAVUTIL_59 (4) │ │ │ │ 210: 00000000 0 FUNC GLOBAL DEFAULT UND glColor4ub │ │ │ │ 211: 00000000 0 FUNC GLOBAL DEFAULT UND av_frame_free@LIBAVUTIL_59 (4) │ │ │ │ 212: 00000000 0 FUNC GLOBAL DEFAULT UND pp_free_context@LIBPOSTPROC_58 (23) │ │ │ │ 213: 00000000 0 FUNC GLOBAL DEFAULT UND aa_fastrender@AA_1.4 (15) │ │ │ │ - 214: 00000000 0 FUNC GLOBAL DEFAULT UND floor@GLIBC_2.4 (8) │ │ │ │ - 215: 00000000 0 FUNC GLOBAL DEFAULT UND bs2b_cross_feed_s8 │ │ │ │ - 216: 00000000 0 FUNC GLOBAL DEFAULT UND av_write_frame@LIBAVFORMAT_61 (13) │ │ │ │ - 217: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetVideoInfo │ │ │ │ - 218: 00000000 0 FUNC GLOBAL DEFAULT UND caca_put_str │ │ │ │ - 219: 00000000 0 FUNC GLOBAL DEFAULT UND FT_Done_Face │ │ │ │ - 220: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_accel_group_new │ │ │ │ - 221: 00000000 0 FUNC GLOBAL DEFAULT UND mpg123_close │ │ │ │ - 222: 00000000 0 FUNC GLOBAL DEFAULT UND mpg123_decode_frame_64 │ │ │ │ - 223: 00000000 0 FUNC GLOBAL DEFAULT UND glGetIntegerv │ │ │ │ - 224: 00000000 0 OBJECT GLOBAL DEFAULT UND av_sha_size@LIBAVUTIL_59 (4) │ │ │ │ - 225: 00000000 0 FUNC GLOBAL DEFAULT UND avio_seek@LIBAVFORMAT_61 (13) │ │ │ │ - 226: 00000000 0 FUNC GLOBAL DEFAULT UND dlopen@GLIBC_2.34 (11) │ │ │ │ - 227: 00000000 0 FUNC GLOBAL DEFAULT UND sqrtf@GLIBC_2.4 (8) │ │ │ │ - 228: 00000000 0 FUNC GLOBAL DEFAULT UND dup@GLIBC_2.4 (6) │ │ │ │ - 229: 00000000 0 FUNC GLOBAL DEFAULT UND ass_renderer_done │ │ │ │ - 230: 00000000 0 FUNC GLOBAL DEFAULT UND snd_asoundlib_version@ALSA_0.9 (5) │ │ │ │ - 231: 00000000 0 FUNC GLOBAL DEFAULT UND alGenBuffers │ │ │ │ - 232: 00000000 0 FUNC GLOBAL DEFAULT UND mad_frame_finish │ │ │ │ - 233: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_editable_set_editable │ │ │ │ - 234: 00000000 0 FUNC GLOBAL DEFAULT UND munmap@GLIBC_2.4 (6) │ │ │ │ - 235: 00000000 0 FUNC GLOBAL DEFAULT UND av_log2@LIBAVUTIL_59 (4) │ │ │ │ - 236: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_UnlockAudio │ │ │ │ - 237: 00000000 0 FUNC GLOBAL DEFAULT UND _setjmp@GLIBC_2.4 (6) │ │ │ │ - 238: 00000000 0 FUNC GLOBAL DEFAULT UND fflush@GLIBC_2.4 (6) │ │ │ │ - 239: 00000000 0 FUNC GLOBAL DEFAULT UND XFree │ │ │ │ - 240: 00000000 0 FUNC GLOBAL DEFAULT UND XNextEvent │ │ │ │ - 241: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_combo_box_text_new_with_entry │ │ │ │ - 242: 00000000 0 FUNC GLOBAL DEFAULT UND mpg123_feed │ │ │ │ - 243: 00000000 0 FUNC GLOBAL DEFAULT UND DVDISOVolumeInfo │ │ │ │ - 244: 00000000 0 FUNC GLOBAL DEFAULT UND __memmove_chk@GLIBC_2.4 (6) │ │ │ │ - 245: 00000000 0 FUNC GLOBAL DEFAULT UND ass_set_hinting │ │ │ │ - 246: 00000000 0 FUNC GLOBAL DEFAULT UND mad_synth_frame │ │ │ │ - 247: 00000000 0 FUNC GLOBAL DEFAULT UND XShapeQueryExtension │ │ │ │ - 248: 00000000 0 FUNC GLOBAL DEFAULT UND XSetWindowBackground │ │ │ │ - 249: 00000000 0 FUNC GLOBAL DEFAULT UND avformat_open_input@LIBAVFORMAT_61 (13) │ │ │ │ - 250: 00000000 0 FUNC GLOBAL DEFAULT UND avcodec_send_packet@LIBAVCODEC_61 (21) │ │ │ │ - 251: 00000000 0 FUNC GLOBAL DEFAULT UND __shmctl64@GLIBC_2.34 (11) │ │ │ │ - 252: 00000000 0 FUNC GLOBAL DEFAULT UND snd_mixer_selem_get_name@ALSA_0.9 (5) │ │ │ │ - 253: 00000000 0 FUNC GLOBAL DEFAULT UND jpeg_std_error@LIBJPEG_6.2 (20) │ │ │ │ - 254: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_format_physical_width@ALSA_0.9 (5) │ │ │ │ - 255: 00000000 0 FUNC GLOBAL DEFAULT UND jpeg_CreateCompress@LIBJPEG_6.2 (20) │ │ │ │ - 256: 00000000 0 FUNC GLOBAL DEFAULT UND XUnmapWindow │ │ │ │ - 257: 00000000 0 FUNC GLOBAL DEFAULT UND pa_cvolume_set@PULSE_0 (7) │ │ │ │ - 258: 00000000 0 FUNC GLOBAL DEFAULT UND __snprintf_chk@GLIBC_2.4 (6) │ │ │ │ - 259: 00000000 0 FUNC GLOBAL DEFAULT UND XWithdrawWindow │ │ │ │ - 260: 00000000 0 FUNC GLOBAL DEFAULT UND a52_dynrng │ │ │ │ - 261: 00000000 0 FUNC GLOBAL DEFAULT UND NeAACDecSetConfiguration │ │ │ │ - 262: 00000000 0 FUNC GLOBAL DEFAULT UND ass_flush_events │ │ │ │ - 263: 00000000 0 FUNC GLOBAL DEFAULT UND sio_nfds │ │ │ │ - 264: 00000000 0 FUNC GLOBAL DEFAULT UND snd_mixer_selem_has_playback_volume@ALSA_0.9 (5) │ │ │ │ - 265: 00000000 0 FUNC GLOBAL DEFAULT UND swr_init@LIBSWRESAMPLE_5 (9) │ │ │ │ - 266: 00000000 0 FUNC GLOBAL DEFAULT UND av_buffer_unref@LIBAVUTIL_59 (4) │ │ │ │ - 267: 00000000 0 FUNC GLOBAL DEFAULT UND FcInit │ │ │ │ - 268: 00000000 0 FUNC GLOBAL DEFAULT UND XF86VidModeGetAllModeLines │ │ │ │ - 269: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_WasInit │ │ │ │ - 270: 00000000 0 FUNC GLOBAL DEFAULT UND gethostbyname2@GLIBC_2.4 (6) │ │ │ │ - 271: 00000000 0 FUNC GLOBAL DEFAULT UND cdio_destroy@CDIO_19 (24) │ │ │ │ - 272: 00000000 0 FUNC GLOBAL DEFAULT UND sio_setpar │ │ │ │ - 273: 00000000 0 FUNC GLOBAL DEFAULT UND EGifPutScreenDesc │ │ │ │ - 274: 00000000 0 FUNC GLOBAL DEFAULT UND NeAACDecDecode │ │ │ │ - 275: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_events_pending │ │ │ │ - 276: 00000000 0 FUNC GLOBAL DEFAULT UND mad_stream_init │ │ │ │ - 277: 00000000 0 FUNC GLOBAL DEFAULT UND glCallLists │ │ │ │ - 278: 00000000 0 FUNC GLOBAL DEFAULT UND srand@GLIBC_2.4 (6) │ │ │ │ - 279: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_sw_params_set_start_threshold@ALSA_0.9 (5) │ │ │ │ - 280: 00000000 0 FUNC GLOBAL DEFAULT UND pa_stream_disconnect@PULSE_0 (7) │ │ │ │ - 281: 00000000 0 FUNC GLOBAL DEFAULT UND png_create_read_struct@PNG16_0 (16) │ │ │ │ - 282: 00000000 0 FUNC GLOBAL DEFAULT UND av_stream_get_side_data@LIBAVFORMAT_61 (13) │ │ │ │ - 283: 00000000 0 FUNC GLOBAL DEFAULT UND jack_get_buffer_size │ │ │ │ - 284: 00000000 0 FUNC GLOBAL DEFAULT UND FT_Done_FreeType │ │ │ │ - 285: 00000000 0 OBJECT GLOBAL DEFAULT UND stderr@GLIBC_2.4 (6) │ │ │ │ - 286: 00000000 0 FUNC GLOBAL DEFAULT UND ass_free_track │ │ │ │ - 287: 00000000 0 FUNC GLOBAL DEFAULT UND eglCreateWindowSurface │ │ │ │ - 288: 00000000 0 FUNC GLOBAL DEFAULT UND smbc_init@SMBCLIENT_0.1.0 (25) │ │ │ │ - 289: 00000000 0 FUNC GLOBAL DEFAULT UND alSourceQueueBuffers │ │ │ │ - 290: 00000000 0 FUNC GLOBAL DEFAULT UND dlclose@GLIBC_2.34 (11) │ │ │ │ - 291: 00000000 0 FUNC GLOBAL DEFAULT UND XSetWMHints │ │ │ │ - 292: 00000000 0 FUNC GLOBAL DEFAULT UND lrintf@GLIBC_2.4 (8) │ │ │ │ - 293: 00000000 0 FUNC GLOBAL DEFAULT UND dvdnav_upper_button_select │ │ │ │ - 294: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_hw_params_set_access@ALSA_0.9 (5) │ │ │ │ - 295: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_table_new │ │ │ │ - 296: 00000000 0 FUNC GLOBAL DEFAULT UND avio_flush@LIBAVFORMAT_61 (13) │ │ │ │ - 297: 00000000 0 FUNC GLOBAL DEFAULT UND XvListImageFormats │ │ │ │ - 298: 00000000 0 FUNC GLOBAL DEFAULT UND av_freep@LIBAVUTIL_59 (4) │ │ │ │ - 299: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_ctree_expand │ │ │ │ - 300: 00000000 0 FUNC GLOBAL DEFAULT UND ass_library_init │ │ │ │ - 301: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_menu_item_new │ │ │ │ - 302: 00000000 0 FUNC GLOBAL DEFAULT UND XMatchVisualInfo │ │ │ │ - 303: 00000000 0 FUNC GLOBAL DEFAULT UND vorbis_synthesis_blockin@libvorbisidec.so.1 (22) │ │ │ │ - 304: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_spin_button_new │ │ │ │ - 305: 00000000 0 FUNC GLOBAL DEFAULT UND bindtextdomain@GLIBC_2.4 (6) │ │ │ │ - 306: 00000000 0 FUNC GLOBAL DEFAULT UND FcPatternGetString │ │ │ │ - 307: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_status_get_trigger_tstamp@ALSA_0.9 (5) │ │ │ │ - 308: 00000000 0 FUNC GLOBAL DEFAULT UND mpg123_new │ │ │ │ - 309: 00000000 0 FUNC GLOBAL DEFAULT UND execl@GLIBC_2.4 (6) │ │ │ │ - 310: 00000000 0 FUNC GLOBAL DEFAULT UND bd_get_title_info │ │ │ │ - 311: 00000000 0 FUNC GLOBAL DEFAULT UND inet_pton@GLIBC_2.4 (6) │ │ │ │ - 312: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_clist_freeze │ │ │ │ - 313: 00000000 0 FUNC GLOBAL DEFAULT UND XCheckTypedWindowEvent │ │ │ │ - 314: 00000000 0 FUNC GLOBAL DEFAULT UND sws_getColorspaceDetails@LIBSWSCALE_8 (12) │ │ │ │ - 315: 00000000 0 FUNC GLOBAL DEFAULT UND AuSetElements │ │ │ │ - 316: 00000000 0 FUNC GLOBAL DEFAULT UND lirc_freeconfig │ │ │ │ - 317: 00000000 0 FUNC GLOBAL DEFAULT UND mpg123_plain_strerror │ │ │ │ - 318: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_create@GLIBC_2.34 (11) │ │ │ │ - 319: 00000000 0 FUNC GLOBAL DEFAULT UND alSourceUnqueueBuffers │ │ │ │ - 320: 00000000 0 FUNC GLOBAL DEFAULT UND dvdnav_spu_stream_to_lang │ │ │ │ - 321: 00000000 0 FUNC GLOBAL DEFAULT UND lseek64@GLIBC_2.4 (6) │ │ │ │ - 322: 00000000 0 FUNC GLOBAL DEFAULT UND caca_dither_bitmap │ │ │ │ - 323: 00000000 0 FUNC GLOBAL DEFAULT UND XDGASetMode │ │ │ │ - 324: 00000000 0 FUNC GLOBAL DEFAULT UND XvCreateImage │ │ │ │ - 325: 00000000 0 FUNC GLOBAL DEFAULT UND strrchr@GLIBC_2.4 (6) │ │ │ │ - 326: 00000000 0 FUNC GLOBAL DEFAULT UND ogg_sync_buffer │ │ │ │ - 327: 00000000 0 FUNC GLOBAL DEFAULT UND dvdnav_close │ │ │ │ - 328: 00000000 0 FUNC GLOBAL DEFAULT UND sws_scaleVec@LIBSWSCALE_8 (12) │ │ │ │ - 329: 00000000 0 FUNC GLOBAL DEFAULT UND g_strdup │ │ │ │ - 330: 00000000 0 FUNC GLOBAL DEFAULT UND av_packet_free@LIBAVCODEC_61 (21) │ │ │ │ - 331: 00000000 0 FUNC GLOBAL DEFAULT UND recvfrom@GLIBC_2.4 (6) │ │ │ │ - 332: 00000000 0 FUNC GLOBAL DEFAULT UND fgetc@GLIBC_2.4 (6) │ │ │ │ - 333: 00000000 0 FUNC GLOBAL DEFAULT UND cdio_cddap_speed_set@CDIO_CDDA_2 (17) │ │ │ │ - 334: 00000000 0 FUNC GLOBAL DEFAULT UND alcGetContextsDevice │ │ │ │ - 335: 00000000 0 FUNC GLOBAL DEFAULT UND pa_stream_set_state_callback@PULSE_0 (7) │ │ │ │ - 336: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_adjustment_value_changed │ │ │ │ - 337: 00000000 0 FUNC GLOBAL DEFAULT UND jpeg_read_header@LIBJPEG_6.2 (20) │ │ │ │ - 338: 00000000 0 FUNC GLOBAL DEFAULT UND mng_setcb_processheader │ │ │ │ - 339: 00000000 0 FUNC GLOBAL DEFAULT UND readdir64@GLIBC_2.4 (6) │ │ │ │ - 340: 00000000 0 FUNC GLOBAL DEFAULT UND aa_hidecursor@AA_1.4 (15) │ │ │ │ - 341: 00000000 0 FUNC GLOBAL DEFAULT UND caca_create_dither │ │ │ │ - 342: 00000000 0 FUNC GLOBAL DEFAULT UND g_malloc │ │ │ │ - 343: 00000000 0 FUNC GLOBAL DEFAULT UND __glob64_time64@GLIBC_2.34 (11) │ │ │ │ - 344: 00000000 0 FUNC GLOBAL DEFAULT UND smbc_open@SMBCLIENT_0.1.0 (25) │ │ │ │ - 345: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_widget_set_sensitive │ │ │ │ - 346: 00000000 0 FUNC GLOBAL DEFAULT UND msync@GLIBC_2.4 (6) │ │ │ │ - 347: 00000000 0 FUNC GLOBAL DEFAULT UND dvdnav_get_current_highlight │ │ │ │ - 348: 00000000 0 FUNC GLOBAL DEFAULT UND aa_render@AA_1.4 (15) │ │ │ │ - 349: 00000000 0 FUNC GLOBAL DEFAULT UND mng_get_userdata │ │ │ │ - 350: 00000000 0 FUNC GLOBAL DEFAULT UND dca_syncinfo │ │ │ │ - 351: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_EnableKeyRepeat │ │ │ │ - 352: 00000000 0 FUNC GLOBAL DEFAULT UND NeAACDecInit │ │ │ │ - 353: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_ctree_set_line_style │ │ │ │ - 354: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_resume@ALSA_0.9 (5) │ │ │ │ - 355: 00000000 0 FUNC GLOBAL DEFAULT UND mng_read │ │ │ │ - 356: 00000000 0 FUNC GLOBAL DEFAULT UND open64@GLIBC_2.4 (6) │ │ │ │ - 357: 00000000 0 FUNC GLOBAL DEFAULT UND __libc_start_main@GLIBC_2.34 (11) │ │ │ │ - 358: 00000000 0 FUNC GLOBAL DEFAULT UND mng_initialize │ │ │ │ - 359: 00000000 0 FUNC GLOBAL DEFAULT UND avcodec_send_frame@LIBAVCODEC_61 (21) │ │ │ │ - 360: 00000000 0 FUNC GLOBAL DEFAULT UND jpeg_finish_decompress@LIBJPEG_6.2 (20) │ │ │ │ - 361: 00000000 0 FUNC GLOBAL DEFAULT UND dvdnav_menu_call │ │ │ │ - 362: 00000000 0 FUNC GLOBAL DEFAULT UND caca_set_dither_antialias │ │ │ │ - 363: 00000000 0 FUNC GLOBAL DEFAULT UND pa_context_errno@PULSE_0 (7) │ │ │ │ - 364: 00000000 0 FUNC GLOBAL DEFAULT UND XFreeGC │ │ │ │ - 365: 00000000 0 FUNC GLOBAL DEFAULT UND eglQueryString │ │ │ │ - 366: 00000000 0 FUNC GLOBAL DEFAULT UND caca_set_dither_charset │ │ │ │ - 367: 00000000 0 FUNC GLOBAL DEFAULT UND XvGrabPort │ │ │ │ - 368: 00000000 0 OBJECT GLOBAL DEFAULT UND speex_uwb_mode │ │ │ │ - 369: 00000000 0 FUNC GLOBAL DEFAULT UND dvdnav_mouse_activate │ │ │ │ - 370: 00000000 0 FUNC GLOBAL DEFAULT UND pa_stream_connect_playback@PULSE_0 (7) │ │ │ │ - 371: 00000000 0 FUNC GLOBAL DEFAULT UND av_packet_free_side_data@LIBAVCODEC_61 (21) │ │ │ │ - 372: 00000000 0 FUNC GLOBAL DEFAULT UND av_pix_fmt_count_planes@LIBAVUTIL_59 (4) │ │ │ │ - 373: 00000000 0 FUNC GLOBAL DEFAULT UND inet_ntop@GLIBC_2.4 (6) │ │ │ │ - 374: 00000000 0 FUNC GLOBAL DEFAULT UND jpeg_write_scanlines@LIBJPEG_6.2 (20) │ │ │ │ - 375: 00000000 0 FUNC GLOBAL DEFAULT UND bs2b_set_level_fcut │ │ │ │ - 376: 00000000 0 FUNC GLOBAL DEFAULT UND avcodec_configuration@LIBAVCODEC_61 (21) │ │ │ │ - 377: 00000000 0 FUNC GLOBAL DEFAULT UND mng_putchunk_defi │ │ │ │ - 378: 00000000 0 FUNC GLOBAL DEFAULT UND alGetListenerf │ │ │ │ - 379: 00000000 0 FUNC GLOBAL DEFAULT UND sio_write │ │ │ │ - 380: 00000000 0 FUNC GLOBAL DEFAULT UND pa_threaded_mainloop_signal@PULSE_0 (7) │ │ │ │ - 381: 00000000 0 FUNC GLOBAL DEFAULT UND mad_stream_buffer │ │ │ │ - 382: 00000000 0 FUNC GLOBAL DEFAULT UND glClearDepth │ │ │ │ - 383: 00000000 0 FUNC GLOBAL DEFAULT UND mad_frame_decode │ │ │ │ - 384: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_close@ALSA_0.9 (5) │ │ │ │ - 385: 00000000 0 FUNC GLOBAL DEFAULT UND XShmAttach │ │ │ │ - 386: 00000000 0 FUNC GLOBAL DEFAULT UND bs2b_cross_feed_u8 │ │ │ │ - 387: 00000000 0 FUNC GLOBAL DEFAULT UND FT_Init_FreeType │ │ │ │ - 388: 00000000 0 FUNC GLOBAL DEFAULT UND aa_close@AA_1.4 (15) │ │ │ │ - 389: 00000000 0 FUNC GLOBAL DEFAULT UND XmbSetWMProperties │ │ │ │ - 390: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_sw_params_dump@ALSA_0.9 (5) │ │ │ │ - 391: 00000000 0 FUNC GLOBAL DEFAULT UND __fcntl_time64@GLIBC_2.34 (11) │ │ │ │ - 392: 00000000 0 FUNC GLOBAL DEFAULT UND bd_read │ │ │ │ - 393: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_sw_params_set_sleep_min@ALSA_0.9 (5) │ │ │ │ - 394: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_widget_destroy │ │ │ │ - 395: 00000000 0 FUNC GLOBAL DEFAULT UND av_div_q@LIBAVUTIL_59 (4) │ │ │ │ - 396: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_misc_set_padding │ │ │ │ - 397: 00000000 0 FUNC GLOBAL DEFAULT UND bd_close │ │ │ │ - 398: 00000000 0 FUNC GLOBAL DEFAULT UND av_packet_alloc@LIBAVCODEC_61 (21) │ │ │ │ - 399: 00000000 0 FUNC GLOBAL DEFAULT UND log10@GLIBC_2.4 (8) │ │ │ │ - 400: 00000000 0 FUNC GLOBAL DEFAULT UND gdk_pixmap_create_from_xpm_d │ │ │ │ - 401: 00000000 0 FUNC GLOBAL DEFAULT UND XDisplayName │ │ │ │ - 402: 00000000 0 FUNC GLOBAL DEFAULT UND av_opt_set_int@LIBAVUTIL_59 (4) │ │ │ │ - 403: 00000000 0 FUNC GLOBAL DEFAULT UND XineramaIsActive │ │ │ │ - 404: 00000000 0 FUNC GLOBAL DEFAULT UND png_get_io_ptr@PNG16_0 (16) │ │ │ │ - 405: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_sw_params@ALSA_0.9 (5) │ │ │ │ - 406: 00000000 0 FUNC GLOBAL DEFAULT UND snd_mixer_selem_set_playback_volume@ALSA_0.9 (5) │ │ │ │ - 407: 00000000 0 FUNC GLOBAL DEFAULT UND glTexEnvi │ │ │ │ - 408: 00000000 0 FUNC GLOBAL DEFAULT UND png_read_info@PNG16_0 (16) │ │ │ │ - 409: 00000000 0 FUNC GLOBAL DEFAULT UND send@GLIBC_2.4 (6) │ │ │ │ - 410: 00000000 0 FUNC GLOBAL DEFAULT UND eglGetProcAddress │ │ │ │ - 411: 00000000 0 FUNC GLOBAL DEFAULT UND avformat_get_riff_audio_tags@LIBAVFORMAT_61 (13) │ │ │ │ - 412: 00000000 0 FUNC GLOBAL DEFAULT UND sws_convertPalette8ToPacked24@LIBSWSCALE_8 (12) │ │ │ │ - 413: 00000000 0 FUNC GLOBAL DEFAULT UND __ctype_b_loc@GLIBC_2.4 (6) │ │ │ │ - 414: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_FreeYUVOverlay │ │ │ │ - 415: 00000000 0 FUNC GLOBAL DEFAULT UND fclose@GLIBC_2.4 (6) │ │ │ │ - 416: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_hw_params_sizeof@ALSA_0.9 (5) │ │ │ │ - 417: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_window_add_accel_group │ │ │ │ - 418: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_CloseAudio │ │ │ │ - 419: 00000000 0 FUNC GLOBAL DEFAULT UND speex_decode_int │ │ │ │ - 420: 00000000 0 FUNC GLOBAL DEFAULT UND png_get_PLTE@PNG16_0 (16) │ │ │ │ - 421: 00000000 0 FUNC GLOBAL DEFAULT UND snd_output_close@ALSA_0.9 (5) │ │ │ │ - 422: 00000000 0 FUNC GLOBAL DEFAULT UND eglGetConfigAttrib │ │ │ │ - 423: 00000000 0 FUNC GLOBAL DEFAULT UND fribidi_charset_to_unicode │ │ │ │ - 424: 00000000 0 FUNC GLOBAL DEFAULT UND XvQueryPortAttributes │ │ │ │ - 425: 00000000 0 FUNC GLOBAL DEFAULT UND ass_set_use_margins │ │ │ │ - 426: 00000000 0 FUNC GLOBAL DEFAULT UND ogg_stream_reset │ │ │ │ - 427: 00000000 0 FUNC GLOBAL DEFAULT UND tgetent@NCURSES6_TINFO_5.0.19991023 (3) │ │ │ │ - 428: 00000000 0 FUNC GLOBAL DEFAULT UND pa_stream_writable_size@PULSE_0 (7) │ │ │ │ - 429: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_notebook_get_nth_page │ │ │ │ - 430: 00000000 0 FUNC GLOBAL DEFAULT UND fputc@GLIBC_2.4 (6) │ │ │ │ - 431: 00000000 0 FUNC GLOBAL DEFAULT UND av_codec_get_tag@LIBAVFORMAT_61 (13) │ │ │ │ - 432: 00000000 0 FUNC GLOBAL DEFAULT UND glColorMask │ │ │ │ - 433: 00000000 0 FUNC GLOBAL DEFAULT UND iconv@GLIBC_2.4 (6) │ │ │ │ - 434: 00000000 0 FUNC GLOBAL DEFAULT UND avformat_network_init@LIBAVFORMAT_61 (13) │ │ │ │ - 435: 00000000 0 FUNC GLOBAL DEFAULT UND bs2b_cross_feed_u24be │ │ │ │ - 436: 00000000 0 FUNC GLOBAL DEFAULT UND av_expr_parse@LIBAVUTIL_59 (4) │ │ │ │ - 437: 00000000 0 FUNC GLOBAL DEFAULT UND lirc_init │ │ │ │ - 438: 00000000 0 FUNC GLOBAL DEFAULT UND AuOpenServer │ │ │ │ - 439: 00000000 0 FUNC GLOBAL DEFAULT UND FT_Get_Char_Index │ │ │ │ - 440: 00000000 0 FUNC GLOBAL DEFAULT UND g_hash_table_new_full │ │ │ │ - 441: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_PauseAudio │ │ │ │ - 442: 00000000 0 FUNC GLOBAL DEFAULT UND dvdnav_set_PGC_positioning_flag │ │ │ │ - 443: 00000000 0 FUNC GLOBAL DEFAULT UND vorbis_packet_blocksize@libvorbisidec.so.1 (22) │ │ │ │ - 444: 00000000 0 FUNC GLOBAL DEFAULT UND DVDClose │ │ │ │ - 445: 00000000 0 FUNC GLOBAL DEFAULT UND fseek@GLIBC_2.4 (6) │ │ │ │ - 446: 00000000 0 FUNC GLOBAL DEFAULT UND lirc_readconfig │ │ │ │ - 447: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_ListModes │ │ │ │ - 448: 00000000 0 FUNC GLOBAL DEFAULT UND alListenerfv │ │ │ │ - 449: 00000000 0 FUNC GLOBAL DEFAULT UND av_sha_update@LIBAVUTIL_59 (4) │ │ │ │ - 450: 00000000 0 FUNC GLOBAL DEFAULT UND a52_free │ │ │ │ - 451: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_clist_clear │ │ │ │ - 452: 00000000 0 FUNC GLOBAL DEFAULT UND FT_Get_Kerning │ │ │ │ - 453: 00000000 0 FUNC GLOBAL DEFAULT UND bs2b_cross_feed_s24le │ │ │ │ - 454: 00000000 0 FUNC GLOBAL DEFAULT UND g_filename_from_utf8 │ │ │ │ - 455: 00000000 0 FUNC GLOBAL DEFAULT UND XSetTransientForHint │ │ │ │ - 456: 00000000 0 FUNC GLOBAL DEFAULT UND glGenTextures │ │ │ │ - 457: 00000000 0 OBJECT GLOBAL DEFAULT UND speex_nb_mode │ │ │ │ - 458: 00000000 0 FUNC GLOBAL DEFAULT UND speex_decode_stereo_int │ │ │ │ - 459: 00000000 0 FUNC GLOBAL DEFAULT UND __stat64_time64@GLIBC_2.34 (11) │ │ │ │ - 460: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_table_attach │ │ │ │ - 461: 00000000 0 FUNC GLOBAL DEFAULT UND eglGetError │ │ │ │ - 462: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_check_menu_item_new │ │ │ │ - 463: 00000000 0 NOTYPE WEAK DEFAULT UND __gmon_start__ │ │ │ │ - 464: 00000000 0 FUNC GLOBAL DEFAULT UND alcGetIntegerv │ │ │ │ - 465: 00000000 0 FUNC GLOBAL DEFAULT UND pa_bytes_per_second@PULSE_0 (7) │ │ │ │ - 466: 00000000 0 FUNC GLOBAL DEFAULT UND th_decode_free@libtheoradec_1.0 (26) │ │ │ │ - 467: 00000000 0 FUNC GLOBAL DEFAULT UND speex_decoder_destroy │ │ │ │ - 468: 00000000 0 FUNC GLOBAL DEFAULT UND vorbis_block_init@libvorbisidec.so.1 (22) │ │ │ │ - 469: 00000000 0 FUNC GLOBAL DEFAULT UND XSetWMNormalHints │ │ │ │ - 470: 00000000 0 FUNC GLOBAL DEFAULT UND _exit@GLIBC_2.4 (6) │ │ │ │ - 471: 00000000 0 FUNC GLOBAL DEFAULT UND cdio_paranoia_init@CDIO_PARANOIA_2 (18) │ │ │ │ - 472: 00000000 0 FUNC GLOBAL DEFAULT UND sin@GLIBC_2.4 (8) │ │ │ │ - 473: 00000000 0 FUNC GLOBAL DEFAULT UND tcsetattr@GLIBC_2.4 (6) │ │ │ │ - 474: 00000000 0 FUNC GLOBAL DEFAULT UND th_decode_headerin@libtheoradec_1.0 (26) │ │ │ │ - 475: 00000000 0 FUNC GLOBAL DEFAULT UND mng_cleanup │ │ │ │ - 476: 00000000 0 FUNC GLOBAL DEFAULT UND bs2b_cross_feed_u16le │ │ │ │ - 477: 00000000 0 FUNC GLOBAL DEFAULT UND alGenSources │ │ │ │ - 478: 00000000 0 FUNC GLOBAL DEFAULT UND smbc_lseek@SMBCLIENT_0.1.0 (25) │ │ │ │ - 479: 00000000 0 FUNC GLOBAL DEFAULT UND snd_mixer_selem_id_set_index@ALSA_0.9 (5) │ │ │ │ - 480: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_hw_params@ALSA_0.9 (5) │ │ │ │ - 481: 00000000 0 FUNC GLOBAL DEFAULT UND gdk_colormap_get_system │ │ │ │ - 482: 00000000 0 FUNC GLOBAL DEFAULT UND bs2b_cross_feed_s32le │ │ │ │ - 483: 00000000 0 FUNC GLOBAL DEFAULT UND fribidi_set_reorder_nsm │ │ │ │ - 484: 00000000 0 FUNC GLOBAL DEFAULT UND __fdelt_chk@GLIBC_2.15 (27) │ │ │ │ - 485: 00000000 0 FUNC GLOBAL DEFAULT UND tgetstr@NCURSES6_TINFO_5.0.19991023 (3) │ │ │ │ - 486: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_button_set_image │ │ │ │ - 487: 00000000 0 FUNC GLOBAL DEFAULT UND XSetClassHint │ │ │ │ - 488: 00000000 0 FUNC GLOBAL DEFAULT UND bs2b_cross_feed_u16be │ │ │ │ - 489: 00000000 0 FUNC GLOBAL DEFAULT UND snd_mixer_selem_id_sizeof@ALSA_0.9 (5) │ │ │ │ - 490: 00000000 0 FUNC GLOBAL DEFAULT UND iconv_close@GLIBC_2.4 (6) │ │ │ │ - 491: 00000000 0 FUNC GLOBAL DEFAULT UND g_signal_handler_unblock │ │ │ │ - 492: 00000000 0 FUNC GLOBAL DEFAULT UND XSetInputFocus │ │ │ │ - 493: 00000000 0 FUNC GLOBAL DEFAULT UND pa_threaded_mainloop_start@PULSE_0 (7) │ │ │ │ - 494: 00000000 0 FUNC GLOBAL DEFAULT UND av_packet_new_side_data@LIBAVCODEC_61 (21) │ │ │ │ - 495: 00000000 0 FUNC GLOBAL DEFAULT UND aa_getfirst@AA_1.4 (15) │ │ │ │ - 496: 00000000 0 FUNC GLOBAL DEFAULT UND gdk_pixbuf_get_pixels │ │ │ │ - 497: 00000000 0 FUNC GLOBAL DEFAULT UND memcpy@GLIBC_2.4 (6) │ │ │ │ - 498: 00000000 0 FUNC GLOBAL DEFAULT UND iconv_open@GLIBC_2.4 (6) │ │ │ │ - 499: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_format_description@ALSA_0.9 (5) │ │ │ │ - 500: 00000000 0 FUNC GLOBAL DEFAULT UND aa_flush@AA_1.4 (15) │ │ │ │ - 501: 00000000 0 FUNC GLOBAL DEFAULT UND __select64@GLIBC_2.34 (11) │ │ │ │ - 502: 00000000 0 FUNC GLOBAL DEFAULT UND caca_get_dither_color_list │ │ │ │ - 503: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_radio_button_get_group │ │ │ │ - 504: 00000000 0 FUNC GLOBAL DEFAULT UND dvdnav_button_activate │ │ │ │ - 505: 00000000 0 FUNC GLOBAL DEFAULT UND snd_mixer_open@ALSA_0.9 (5) │ │ │ │ - 506: 00000000 0 FUNC GLOBAL DEFAULT UND XStoreName │ │ │ │ - 507: 00000000 0 FUNC GLOBAL DEFAULT UND FT_Done_Glyph │ │ │ │ - 508: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_ctree_node_nth │ │ │ │ - 509: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_notebook_new │ │ │ │ - 510: 00000000 0 FUNC GLOBAL DEFAULT UND ogg_sync_clear │ │ │ │ - 511: 00000000 0 FUNC GLOBAL DEFAULT UND cdio_paranoia_modeset@CDIO_PARANOIA_2 (18) │ │ │ │ - 512: 00000000 0 FUNC GLOBAL DEFAULT UND aa_printf@AA_1.4 (15) │ │ │ │ - 513: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_disable_setlocale │ │ │ │ - 514: 00000000 0 FUNC GLOBAL DEFAULT UND avcodec_default_get_format@LIBAVCODEC_61 (21) │ │ │ │ - 515: 00000000 0 FUNC GLOBAL DEFAULT UND av_gcd@LIBAVUTIL_59 (4) │ │ │ │ - 516: 00000000 0 FUNC GLOBAL DEFAULT UND fribidi_parse_charset │ │ │ │ - 517: 00000000 0 FUNC GLOBAL DEFAULT UND mng_write │ │ │ │ - 518: 00000000 0 FUNC GLOBAL DEFAULT UND XShmDetach │ │ │ │ - 519: 00000000 0 FUNC GLOBAL DEFAULT UND speex_decoder_init │ │ │ │ - 520: 00000000 0 FUNC GLOBAL DEFAULT UND caca_get_canvas_width │ │ │ │ - 521: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_clist_set_column_auto_resize │ │ │ │ - 522: 00000000 0 FUNC GLOBAL DEFAULT UND glTexCoord2f │ │ │ │ - 523: 00000000 0 FUNC GLOBAL DEFAULT UND strcpy@GLIBC_2.4 (6) │ │ │ │ - 524: 00000000 0 FUNC GLOBAL DEFAULT UND XSetBackground │ │ │ │ - 525: 00000000 0 FUNC GLOBAL DEFAULT UND snd_mixer_selem_id_get_index@ALSA_0.9 (5) │ │ │ │ - 526: 00000000 0 FUNC GLOBAL DEFAULT UND av_frame_unref@LIBAVUTIL_59 (4) │ │ │ │ - 527: 00000000 0 FUNC GLOBAL DEFAULT UND XSetErrorHandler │ │ │ │ - 528: 00000000 0 FUNC GLOBAL DEFAULT UND XGetWMNormalHints │ │ │ │ - 529: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_adjustment_get_value │ │ │ │ - 530: 00000000 0 FUNC GLOBAL DEFAULT UND XInstallColormap │ │ │ │ - 531: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_hw_params_set_rate_near@ALSA_0.9.0rc4 (19) │ │ │ │ - 532: 00000000 0 FUNC GLOBAL DEFAULT UND fork@GLIBC_2.4 (6) │ │ │ │ - 533: 00000000 0 FUNC GLOBAL DEFAULT UND av_rescale_q@LIBAVUTIL_59 (4) │ │ │ │ - 534: 00000000 0 FUNC GLOBAL DEFAULT UND XShmPutImage │ │ │ │ - 535: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_LockAudio │ │ │ │ - 536: 00000000 0 FUNC GLOBAL DEFAULT UND putc@GLIBC_2.4 (6) │ │ │ │ - 537: 00000000 0 FUNC GLOBAL DEFAULT UND XvSetPortAttribute │ │ │ │ - 538: 00000000 0 FUNC GLOBAL DEFAULT UND XResetScreenSaver │ │ │ │ - 539: 00000000 0 FUNC GLOBAL DEFAULT UND system@GLIBC_2.4 (6) │ │ │ │ - 540: 00000000 0 FUNC GLOBAL DEFAULT UND __lstat64_time64@GLIBC_2.34 (11) │ │ │ │ - 541: 00000000 0 FUNC GLOBAL DEFAULT UND snd_mixer_selem_register@ALSA_0.9 (5) │ │ │ │ - 542: 00000000 0 FUNC GLOBAL DEFAULT UND alcGetError │ │ │ │ - 543: 00000000 0 FUNC GLOBAL DEFAULT UND dvdnav_right_button_select │ │ │ │ - 544: 00000000 0 FUNC GLOBAL DEFAULT UND DGifGetExtension │ │ │ │ - 545: 00000000 0 FUNC GLOBAL DEFAULT UND dvdnav_get_video_aspect │ │ │ │ - 546: 00000000 0 FUNC GLOBAL DEFAULT UND __gettimeofday64@GLIBC_2.34 (11) │ │ │ │ - 547: 00000000 0 FUNC GLOBAL DEFAULT UND AuGetErrorText │ │ │ │ - 548: 00000000 0 FUNC GLOBAL DEFAULT UND glDrawBuffer │ │ │ │ - 549: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_destroy@GLIBC_2.4 (6) │ │ │ │ - 550: 00000000 0 FUNC GLOBAL DEFAULT UND XDGAQueryModes │ │ │ │ - 551: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_status_dump@ALSA_0.9 (5) │ │ │ │ - 552: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_start@ALSA_0.9 (5) │ │ │ │ - 553: 00000000 0 FUNC GLOBAL DEFAULT UND dvdnav_get_current_time │ │ │ │ - 554: 00000000 0 FUNC GLOBAL DEFAULT UND alSourcePausev │ │ │ │ - 555: 00000000 0 FUNC GLOBAL DEFAULT UND g_strconcat │ │ │ │ - 556: 00000000 0 FUNC GLOBAL DEFAULT UND av_opt_set@LIBAVUTIL_59 (4) │ │ │ │ - 557: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_readi@ALSA_0.9 (5) │ │ │ │ - 558: 00000000 0 FUNC GLOBAL DEFAULT UND XSetStandardProperties │ │ │ │ - 559: 00000000 0 FUNC GLOBAL DEFAULT UND caca_get_event │ │ │ │ - 560: 00000000 0 FUNC GLOBAL DEFAULT UND bd_open │ │ │ │ - 561: 00000000 0 FUNC GLOBAL DEFAULT UND ceil@GLIBC_2.4 (8) │ │ │ │ - 562: 00000000 0 FUNC GLOBAL DEFAULT UND mng_putchunk_ihdr │ │ │ │ - 563: 00000000 0 FUNC GLOBAL DEFAULT UND GifQuantizeBuffer │ │ │ │ - 564: 00000000 0 FUNC GLOBAL DEFAULT UND XFreeCursor │ │ │ │ - 565: 00000000 0 FUNC GLOBAL DEFAULT UND g_utf8_prev_char │ │ │ │ - 566: 00000000 0 FUNC GLOBAL DEFAULT UND mng_putchunk_term │ │ │ │ - 567: 00000000 0 FUNC GLOBAL DEFAULT UND caca_create_display │ │ │ │ - 568: 00000000 0 FUNC GLOBAL DEFAULT UND bs2b_cross_feed_s16le │ │ │ │ - 569: 00000000 0 FUNC GLOBAL DEFAULT UND pa_context_get_sink_input_info@PULSE_0 (7) │ │ │ │ - 570: 00000000 0 FUNC GLOBAL DEFAULT UND avformat_free_context@LIBAVFORMAT_61 (13) │ │ │ │ - 571: 00000000 0 FUNC GLOBAL DEFAULT UND EGifPutExtensionLeader │ │ │ │ - 572: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_clist_set_column_widget │ │ │ │ - 573: 00000000 0 FUNC GLOBAL DEFAULT UND pa_stream_set_write_callback@PULSE_0 (7) │ │ │ │ - 574: 00000000 0 FUNC GLOBAL DEFAULT UND alcMakeContextCurrent │ │ │ │ - 575: 00000000 0 FUNC GLOBAL DEFAULT UND av_base64_encode@LIBAVUTIL_59 (4) │ │ │ │ - 576: 00000000 0 FUNC GLOBAL DEFAULT UND av_sha_init@LIBAVUTIL_59 (4) │ │ │ │ - 577: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_ShowCursor │ │ │ │ - 578: 00000000 0 FUNC GLOBAL DEFAULT UND eglDestroySurface │ │ │ │ - 579: 00000000 0 FUNC GLOBAL DEFAULT UND mpg123_id3 │ │ │ │ - 580: 00000000 0 FUNC GLOBAL DEFAULT UND th_info_clear@libtheoradec_1.0 (26) │ │ │ │ - 581: 00000000 0 FUNC GLOBAL DEFAULT UND smbc_read@SMBCLIENT_0.1.0 (25) │ │ │ │ - 582: 00000000 0 FUNC GLOBAL DEFAULT UND caca_free_display │ │ │ │ - 583: 00000000 0 FUNC GLOBAL DEFAULT UND vorbis_info_clear@libvorbisidec.so.1 (22) │ │ │ │ - 584: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_text_buffer_insert │ │ │ │ - 585: 00000000 0 FUNC GLOBAL DEFAULT UND dca_block │ │ │ │ - 586: 00000000 0 FUNC GLOBAL DEFAULT UND strtof@GLIBC_2.4 (6) │ │ │ │ - 587: 00000000 0 FUNC GLOBAL DEFAULT UND AuCloseServer │ │ │ │ - 588: 00000000 0 FUNC GLOBAL DEFAULT UND aa_autoinitkbd@AA_1.4 (15) │ │ │ │ - 589: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_CreateRGBSurface │ │ │ │ - 590: 00000000 0 FUNC GLOBAL DEFAULT UND XFillRectangle │ │ │ │ - 591: 00000000 0 FUNC GLOBAL DEFAULT UND glGetTexLevelParameteriv │ │ │ │ - 592: 00000000 0 FUNC GLOBAL DEFAULT UND av_display_rotation_get@LIBAVUTIL_59 (4) │ │ │ │ - 593: 00000000 0 FUNC GLOBAL DEFAULT UND dvdnav_get_angle_info │ │ │ │ - 594: 00000000 0 FUNC GLOBAL DEFAULT UND sprintf@GLIBC_2.4 (6) │ │ │ │ - 595: 00000000 0 FUNC GLOBAL DEFAULT UND dvdnav_audio_stream_channels │ │ │ │ - 596: 00000000 0 FUNC GLOBAL DEFAULT UND setlocale@GLIBC_2.4 (6) │ │ │ │ - 597: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_scale_set_draw_value │ │ │ │ - 598: 00000000 0 FUNC GLOBAL DEFAULT UND ass_step_sub │ │ │ │ - 599: 00000000 0 FUNC GLOBAL DEFAULT UND mng_putchunk_mhdr │ │ │ │ - 600: 00000000 0 FUNC GLOBAL DEFAULT UND av_packet_get_side_data@LIBAVCODEC_61 (21) │ │ │ │ - 601: 00000000 0 FUNC GLOBAL DEFAULT UND XvShmCreateImage │ │ │ │ - 602: 00000000 0 FUNC GLOBAL DEFAULT UND NeAACDecGetErrorMessage │ │ │ │ - 603: 00000000 0 FUNC GLOBAL DEFAULT UND avcodec_flush_buffers@LIBAVCODEC_61 (21) │ │ │ │ - 604: 00000000 0 FUNC GLOBAL DEFAULT UND ass_set_extract_fonts │ │ │ │ - 605: 00000000 0 FUNC GLOBAL DEFAULT UND gethostbyname@GLIBC_2.4 (6) │ │ │ │ - 606: 00000000 0 FUNC GLOBAL DEFAULT UND jpeg_start_compress@LIBJPEG_6.2 (20) │ │ │ │ - 607: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_nonblock@ALSA_0.9 (5) │ │ │ │ - 608: 00000000 0 FUNC GLOBAL DEFAULT UND XGetWindowProperty │ │ │ │ - 609: 00000000 0 FUNC GLOBAL DEFAULT UND av_dict_count@LIBAVUTIL_59 (4) │ │ │ │ - 610: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_hw_params_get_buffer_size@ALSA_0.9.0rc4 (19) │ │ │ │ - 611: 00000000 0 FUNC GLOBAL DEFAULT UND g_hash_table_insert │ │ │ │ - 612: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_ctree_find_by_row_data │ │ │ │ - 613: 00000000 0 FUNC GLOBAL DEFAULT UND ass_clear_fonts │ │ │ │ - 614: 00000000 0 FUNC GLOBAL DEFAULT UND __fstat64_time64@GLIBC_2.34 (11) │ │ │ │ - 615: 00000000 0 FUNC GLOBAL DEFAULT UND caca_get_dither_antialias_list │ │ │ │ - 616: 00000000 0 FUNC GLOBAL DEFAULT UND ceilf@GLIBC_2.4 (8) │ │ │ │ - 617: 00000000 0 FUNC GLOBAL DEFAULT UND DGifGetLine │ │ │ │ - 618: 00000000 0 FUNC GLOBAL DEFAULT UND av_buffer_ref@LIBAVUTIL_59 (4) │ │ │ │ - 619: 00000000 0 FUNC GLOBAL DEFAULT UND alcCreateContext │ │ │ │ - 620: 00000000 0 FUNC GLOBAL DEFAULT UND g_type_check_instance_is_a │ │ │ │ - 621: 00000000 0 FUNC GLOBAL DEFAULT UND __printf_chk@GLIBC_2.4 (6) │ │ │ │ - 622: 00000000 0 FUNC GLOBAL DEFAULT UND ogg_sync_pageseek │ │ │ │ - 623: 00000000 0 FUNC GLOBAL DEFAULT UND FcConfigSubstitute │ │ │ │ - 624: 00000000 0 FUNC GLOBAL DEFAULT UND XDeleteProperty │ │ │ │ - 625: 00000000 0 FUNC GLOBAL DEFAULT UND GifMakeMapObject │ │ │ │ - 626: 00000000 0 FUNC GLOBAL DEFAULT UND XF86VidModeLockModeSwitch │ │ │ │ - 627: 00000000 0 FUNC GLOBAL DEFAULT UND XGetSelectionOwner │ │ │ │ - 628: 00000000 0 FUNC GLOBAL DEFAULT UND pa_stream_cork@PULSE_0 (7) │ │ │ │ - 629: 00000000 0 FUNC GLOBAL DEFAULT UND XSendEvent │ │ │ │ - 630: 00000000 0 FUNC GLOBAL DEFAULT UND sysinfo@GLIBC_2.4 (6) │ │ │ │ - 631: 00000000 0 FUNC GLOBAL DEFAULT UND XSelectInput │ │ │ │ - 632: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_text_view_set_editable │ │ │ │ - 633: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_spin_button_set_numeric │ │ │ │ - 634: 00000000 0 FUNC GLOBAL DEFAULT UND png_create_info_struct@PNG16_0 (16) │ │ │ │ - 635: 00000000 0 FUNC GLOBAL DEFAULT UND ass_set_storage_size │ │ │ │ - 636: 00000000 0 FUNC GLOBAL DEFAULT UND speex_decoder_ctl │ │ │ │ - 637: 00000000 0 FUNC GLOBAL DEFAULT UND snd_mixer_selem_set_playback_switch@ALSA_0.9 (5) │ │ │ │ - 638: 00000000 0 FUNC GLOBAL DEFAULT UND XConvertSelection │ │ │ │ - 639: 00000000 0 FUNC GLOBAL DEFAULT UND aa_recommendlow@AA_1.4 (15) │ │ │ │ - 640: 00000000 0 FUNC GLOBAL DEFAULT UND dvdnav_get_position │ │ │ │ - 641: 00000000 0 FUNC GLOBAL DEFAULT UND strtol@GLIBC_2.4 (6) │ │ │ │ - 642: 00000000 0 FUNC GLOBAL DEFAULT UND fsync@GLIBC_2.4 (6) │ │ │ │ - 643: 00000000 0 FUNC GLOBAL DEFAULT UND DGifGetImageDesc │ │ │ │ - 644: 00000000 0 FUNC GLOBAL DEFAULT UND waitpid@GLIBC_2.4 (6) │ │ │ │ - 645: 00000000 0 FUNC GLOBAL DEFAULT UND pa_stream_get_latency@PULSE_0 (7) │ │ │ │ - 646: 00000000 0 FUNC GLOBAL DEFAULT UND speex_packet_to_header │ │ │ │ - 647: 00000000 0 FUNC GLOBAL DEFAULT UND enca_analyse_const │ │ │ │ - 648: 00000000 0 FUNC GLOBAL DEFAULT UND png_set_strip_16@PNG16_0 (16) │ │ │ │ - 649: 00000000 0 FUNC GLOBAL DEFAULT UND smbc_close@SMBCLIENT_0.1.0 (25) │ │ │ │ - 650: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GL_SwapBuffers │ │ │ │ - 651: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_prepare@ALSA_0.9 (5) │ │ │ │ - 652: 00000000 0 FUNC GLOBAL DEFAULT UND pa_stream_write@PULSE_0 (7) │ │ │ │ - 653: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_widget_show │ │ │ │ - 654: 00000000 0 FUNC GLOBAL DEFAULT UND avformat_alloc_context@LIBAVFORMAT_61 (13) │ │ │ │ - 655: 00000000 0 FUNC GLOBAL DEFAULT UND exit@GLIBC_2.4 (6) │ │ │ │ - 656: 00000000 0 FUNC GLOBAL DEFAULT UND av_init_packet@LIBAVCODEC_61 (21) │ │ │ │ - 657: 00000000 0 FUNC GLOBAL DEFAULT UND FT_Set_Pixel_Sizes │ │ │ │ - 658: 00000000 0 FUNC GLOBAL DEFAULT UND EGifPutComment │ │ │ │ - 659: 00000000 0 FUNC GLOBAL DEFAULT UND av_dict_free@LIBAVUTIL_59 (4) │ │ │ │ - 660: 00000000 0 FUNC GLOBAL DEFAULT UND th_setup_free@libtheoradec_1.0 (26) │ │ │ │ - 661: 00000000 0 FUNC GLOBAL DEFAULT UND avcodec_free_context@LIBAVCODEC_61 (21) │ │ │ │ - 662: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_PollEvent │ │ │ │ - 663: 00000000 0 FUNC GLOBAL DEFAULT UND __ctype_toupper_loc@GLIBC_2.4 (6) │ │ │ │ - 664: 00000000 0 FUNC GLOBAL DEFAULT UND XPending │ │ │ │ - 665: 00000000 0 FUNC GLOBAL DEFAULT UND avformat_new_stream@LIBAVFORMAT_61 (13) │ │ │ │ - 666: 00000000 0 FUNC GLOBAL DEFAULT UND av_fast_malloc@LIBAVUTIL_59 (4) │ │ │ │ - 667: 00000000 0 FUNC GLOBAL DEFAULT UND mng_setcb_getcanvasline │ │ │ │ - 668: 00000000 0 FUNC GLOBAL DEFAULT UND g_slist_prepend │ │ │ │ - 669: 00000000 0 FUNC GLOBAL DEFAULT UND EGifOpenFileName │ │ │ │ - 670: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_hw_params_set_periods_near@ALSA_0.9.0rc4 (19) │ │ │ │ - 671: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_clist_column_title_passive │ │ │ │ - 672: 00000000 0 FUNC GLOBAL DEFAULT UND XVisualIDFromVisual │ │ │ │ - 673: 00000000 0 FUNC GLOBAL DEFAULT UND aa_recommendhi@AA_1.4 (15) │ │ │ │ - 674: 00000000 0 FUNC GLOBAL DEFAULT UND DVDOpen │ │ │ │ - 675: 00000000 0 OBJECT GLOBAL DEFAULT UND g_utf8_skip │ │ │ │ - 676: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_UpdateRect │ │ │ │ - 677: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_vscale_new │ │ │ │ - 678: 00000000 0 FUNC GLOBAL DEFAULT UND pp_get_context@LIBPOSTPROC_58 (23) │ │ │ │ - 679: 00000000 0 FUNC GLOBAL DEFAULT UND dup2@GLIBC_2.4 (6) │ │ │ │ - 680: 00000000 0 FUNC GLOBAL DEFAULT UND XGrabPointer │ │ │ │ - 681: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_scrolled_window_get_type │ │ │ │ - 682: 00000000 0 FUNC GLOBAL DEFAULT UND NeAACDecInit2 │ │ │ │ - 683: 00000000 0 FUNC GLOBAL DEFAULT UND av_opt_set_chlayout@LIBAVUTIL_59 (4) │ │ │ │ - 684: 00000000 0 FUNC GLOBAL DEFAULT UND inflateEnd │ │ │ │ - 685: 00000000 0 FUNC GLOBAL DEFAULT UND eglInitialize │ │ │ │ - 686: 00000000 0 FUNC GLOBAL DEFAULT UND g_signal_handler_block │ │ │ │ - 687: 00000000 0 FUNC GLOBAL DEFAULT UND recv@GLIBC_2.4 (6) │ │ │ │ - 688: 00000000 0 FUNC GLOBAL DEFAULT UND gdk_x11_display_get_xdisplay │ │ │ │ - 689: 00000000 0 FUNC GLOBAL DEFAULT UND sio_initpar │ │ │ │ - 690: 00000000 0 FUNC GLOBAL DEFAULT UND read@GLIBC_2.4 (6) │ │ │ │ - 691: 00000000 0 FUNC GLOBAL DEFAULT UND cdio_get_track_lsn@CDIO_19 (24) │ │ │ │ - 692: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_status_sizeof@ALSA_0.9 (5) │ │ │ │ - 693: 00000000 0 FUNC GLOBAL DEFAULT UND strtok@GLIBC_2.4 (6) │ │ │ │ - 694: 00000000 0 FUNC GLOBAL DEFAULT UND usleep@GLIBC_2.4 (6) │ │ │ │ - 695: 00000000 0 FUNC GLOBAL DEFAULT UND glBindTexture │ │ │ │ - 696: 00000000 0 FUNC GLOBAL DEFAULT UND EGifPutExtensionTrailer │ │ │ │ - 697: 00000000 0 FUNC GLOBAL DEFAULT UND sws_init_context@LIBSWSCALE_8 (12) │ │ │ │ - 698: 00000000 0 FUNC GLOBAL DEFAULT UND nl_langinfo@GLIBC_2.4 (6) │ │ │ │ - 699: 00000000 0 FUNC GLOBAL DEFAULT UND glColorMaterial │ │ │ │ - 700: 00000000 0 FUNC GLOBAL DEFAULT UND vorbis_block_clear@libvorbisidec.so.1 (22) │ │ │ │ - 701: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_notebook_set_current_page │ │ │ │ - 702: 00000000 0 FUNC GLOBAL DEFAULT UND mpeg2_skip │ │ │ │ - 703: 00000000 0 FUNC GLOBAL DEFAULT UND dvdnav_err_to_string │ │ │ │ - 704: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_widget_grab_focus │ │ │ │ - 705: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_container_set_border_width │ │ │ │ - 706: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_Init │ │ │ │ - 707: 00000000 0 FUNC GLOBAL DEFAULT UND FT_Select_Charmap │ │ │ │ - 708: 00000000 0 FUNC GLOBAL DEFAULT UND strcoll@GLIBC_2.4 (6) │ │ │ │ - 709: 00000000 0 FUNC GLOBAL DEFAULT UND alSourcePlayv │ │ │ │ - 710: 00000000 0 FUNC GLOBAL DEFAULT UND rintf@GLIBC_2.4 (8) │ │ │ │ - 711: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_adjustment_set_value │ │ │ │ - 712: 00000000 0 FUNC GLOBAL DEFAULT UND pa_context_new@PULSE_0 (7) │ │ │ │ - 713: 00000000 0 FUNC GLOBAL DEFAULT UND ftell@GLIBC_2.4 (6) │ │ │ │ - 714: 00000000 0 FUNC GLOBAL DEFAULT UND ifoOpen │ │ │ │ - 715: 00000000 0 FUNC GLOBAL DEFAULT UND glXMakeCurrent │ │ │ │ - 716: 00000000 0 FUNC GLOBAL DEFAULT UND aa_resizehandler@AA_1.4 (15) │ │ │ │ - 717: 00000000 0 FUNC GLOBAL DEFAULT UND fopen64@GLIBC_2.4 (6) │ │ │ │ - 718: 00000000 0 FUNC GLOBAL DEFAULT UND XF86VidModeSwitchToMode │ │ │ │ - 719: 00000000 0 FUNC GLOBAL DEFAULT UND pa_operation_get_state@PULSE_0 (7) │ │ │ │ - 720: 00000000 0 FUNC GLOBAL DEFAULT UND fwrite@GLIBC_2.4 (6) │ │ │ │ - 721: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_button_new_with_label │ │ │ │ - 722: 00000000 0 OBJECT GLOBAL DEFAULT UND aa_defparams@AA_1.4 (15) │ │ │ │ - 723: 00000000 0 FUNC GLOBAL DEFAULT UND mpeg2_buffer │ │ │ │ - 724: 00000000 0 FUNC GLOBAL DEFAULT UND glDeleteLists │ │ │ │ - 725: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_dump@ALSA_0.9 (5) │ │ │ │ - 726: 00000000 0 FUNC GLOBAL DEFAULT UND pa_stream_drain@PULSE_0 (7) │ │ │ │ - 727: 00000000 0 FUNC GLOBAL DEFAULT UND XGetVisualInfo │ │ │ │ - 728: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_clist_get_row_data │ │ │ │ - 729: 00000000 0 FUNC GLOBAL DEFAULT UND XvQueryExtension │ │ │ │ - 730: 00000000 0 FUNC GLOBAL DEFAULT UND __isoc99_sscanf@GLIBC_2.7 (14) │ │ │ │ - 731: 00000000 0 FUNC GLOBAL DEFAULT UND XGrabKeyboard │ │ │ │ - 732: 00000000 0 FUNC GLOBAL DEFAULT UND dca_free │ │ │ │ - 733: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_VideoDriverName │ │ │ │ - 734: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_forward@ALSA_0.9.0rc8 (28) │ │ │ │ - 735: 00000000 0 FUNC GLOBAL DEFAULT UND XCreatePixmapCursor │ │ │ │ - 736: 00000000 0 FUNC GLOBAL DEFAULT UND XSetForeground │ │ │ │ - 737: 00000000 0 FUNC GLOBAL DEFAULT UND glClearColor │ │ │ │ - 738: 00000000 0 FUNC GLOBAL DEFAULT UND avio_alloc_context@LIBAVFORMAT_61 (13) │ │ │ │ - 739: 00000000 0 FUNC GLOBAL DEFAULT UND ass_set_style_overrides │ │ │ │ - 740: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_widget_hide │ │ │ │ - 741: 00000000 0 FUNC GLOBAL DEFAULT UND av_buffer_create@LIBAVUTIL_59 (4) │ │ │ │ - 742: 00000000 0 FUNC GLOBAL DEFAULT UND cdio_cddap_disc_firstsector@CDIO_CDDA_2 (17) │ │ │ │ - 743: 00000000 0 FUNC GLOBAL DEFAULT UND dvdnav_part_play │ │ │ │ - 744: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_scale_get_digits │ │ │ │ - 745: 00000000 0 FUNC GLOBAL DEFAULT UND XineramaQueryScreens │ │ │ │ - 746: 00000000 0 FUNC GLOBAL DEFAULT UND av_log_set_level@LIBAVUTIL_59 (4) │ │ │ │ - 747: 00000000 0 FUNC GLOBAL DEFAULT UND dvdnav_describe_title_chapters │ │ │ │ - 748: 00000000 0 FUNC GLOBAL DEFAULT UND write@GLIBC_2.4 (6) │ │ │ │ - 749: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_clist_column_titles_hide │ │ │ │ - 750: 00000000 0 FUNC GLOBAL DEFAULT UND dvdnav_time_search │ │ │ │ - 751: 00000000 0 FUNC GLOBAL DEFAULT UND caca_get_canvas_height │ │ │ │ - 752: 00000000 0 FUNC GLOBAL DEFAULT UND XRaiseWindow │ │ │ │ - 753: 00000000 0 FUNC GLOBAL DEFAULT UND vorbis_info_init@libvorbisidec.so.1 (22) │ │ │ │ - 754: 00000000 0 FUNC GLOBAL DEFAULT UND XAllocWMHints │ │ │ │ - 755: 00000000 0 FUNC GLOBAL DEFAULT UND XCreateWindow │ │ │ │ - 756: 00000000 0 FUNC GLOBAL DEFAULT UND opendir@GLIBC_2.4 (6) │ │ │ │ - 757: 00000000 0 FUNC GLOBAL DEFAULT UND gdk_x11_drawable_get_xid │ │ │ │ - 758: 00000000 0 FUNC GLOBAL DEFAULT UND mng_setcb_writedata │ │ │ │ - 759: 00000000 0 FUNC GLOBAL DEFAULT UND bs2b_set_level │ │ │ │ - 760: 00000000 0 FUNC GLOBAL DEFAULT UND XDGAOpenFramebuffer │ │ │ │ - 761: 00000000 0 FUNC GLOBAL DEFAULT UND XShmQueryVersion │ │ │ │ - 762: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_spin_button_set_value │ │ │ │ - 763: 00000000 0 FUNC GLOBAL DEFAULT UND g_filename_display_name │ │ │ │ - 764: 00000000 0 FUNC GLOBAL DEFAULT UND mng_create │ │ │ │ - 765: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_hw_params_set_channels@ALSA_0.9 (5) │ │ │ │ - 766: 00000000 0 FUNC GLOBAL DEFAULT UND inet_aton@GLIBC_2.4 (6) │ │ │ │ - 767: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_box_pack_start │ │ │ │ - 768: 00000000 0 FUNC GLOBAL DEFAULT UND qsort@GLIBC_2.4 (6) │ │ │ │ - 769: 00000000 0 FUNC GLOBAL DEFAULT UND jpeg_finish_compress@LIBJPEG_6.2 (20) │ │ │ │ - 770: 00000000 0 FUNC GLOBAL DEFAULT UND jpeg_destroy_decompress@LIBJPEG_6.2 (20) │ │ │ │ - 771: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_window_set_title │ │ │ │ - 772: 00000000 0 FUNC GLOBAL DEFAULT UND glEndList │ │ │ │ - 773: 00000000 0 FUNC GLOBAL DEFAULT UND DVDCloseFile │ │ │ │ - 774: 00000000 0 FUNC GLOBAL DEFAULT UND snd_mixer_attach@ALSA_0.9 (5) │ │ │ │ - 775: 00000000 0 FUNC GLOBAL DEFAULT UND glFlush │ │ │ │ - 776: 00000000 0 FUNC GLOBAL DEFAULT UND DGifGetExtensionNext │ │ │ │ - 777: 00000000 0 FUNC GLOBAL DEFAULT UND avcodec_find_encoder_by_name@LIBAVCODEC_61 (21) │ │ │ │ - 778: 00000000 0 FUNC GLOBAL DEFAULT UND snd_mixer_elem_next@ALSA_0.9 (5) │ │ │ │ - 779: 00000000 0 FUNC GLOBAL DEFAULT UND glDepthFunc │ │ │ │ - 780: 00000000 0 FUNC GLOBAL DEFAULT UND sqrt@GLIBC_2.4 (8) │ │ │ │ - 781: 00000000 0 FUNC GLOBAL DEFAULT UND avformat_get_riff_video_tags@LIBAVFORMAT_61 (13) │ │ │ │ - 782: 00000000 0 FUNC GLOBAL DEFAULT UND mpeg2_close │ │ │ │ - 783: 00000000 0 FUNC GLOBAL DEFAULT UND av_packet_unref@LIBAVCODEC_61 (21) │ │ │ │ - 784: 00000000 0 FUNC GLOBAL DEFAULT UND ogg_stream_clear │ │ │ │ - 785: 00000000 0 FUNC GLOBAL DEFAULT UND a52_init │ │ │ │ - 786: 00000000 0 FUNC GLOBAL DEFAULT UND swr_free@LIBSWRESAMPLE_5 (9) │ │ │ │ - 787: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_scrolled_window_set_policy │ │ │ │ - 788: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_button_box_set_child_size │ │ │ │ - 789: 00000000 0 FUNC GLOBAL DEFAULT UND __assert_fail@GLIBC_2.4 (6) │ │ │ │ - 790: 00000000 0 FUNC GLOBAL DEFAULT UND alSourcefv │ │ │ │ - 791: 00000000 0 FUNC GLOBAL DEFAULT UND strtoul@GLIBC_2.4 (6) │ │ │ │ - 792: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_join@GLIBC_2.34 (11) │ │ │ │ - 793: 00000000 0 FUNC GLOBAL DEFAULT UND pa_context_disconnect@PULSE_0 (7) │ │ │ │ - 794: 00000000 0 FUNC GLOBAL DEFAULT UND strerror@GLIBC_2.4 (6) │ │ │ │ - 795: 00000000 0 FUNC GLOBAL DEFAULT UND snd_mixer_load@ALSA_0.9 (5) │ │ │ │ - 796: 00000000 0 FUNC GLOBAL DEFAULT UND av_lzo1x_decode@LIBAVUTIL_59 (4) │ │ │ │ - 797: 00000000 0 FUNC GLOBAL DEFAULT UND FT_Set_Charmap │ │ │ │ - 798: 00000000 0 FUNC GLOBAL DEFAULT UND ogg_page_serialno │ │ │ │ - 799: 00000000 0 FUNC GLOBAL DEFAULT UND XvPutImage │ │ │ │ - 800: 00000000 0 FUNC GLOBAL DEFAULT UND pa_threaded_mainloop_get_api@PULSE_0 (7) │ │ │ │ - 801: 00000000 0 FUNC GLOBAL DEFAULT UND XCreateBitmapFromData │ │ │ │ - 802: 00000000 0 FUNC GLOBAL DEFAULT UND dlerror@GLIBC_2.34 (11) │ │ │ │ - 803: 00000000 0 FUNC GLOBAL DEFAULT UND fribidi_log2vis │ │ │ │ - 804: 00000000 0 FUNC GLOBAL DEFAULT UND XClearWindow │ │ │ │ - 805: 00000000 0 FUNC GLOBAL DEFAULT UND __isoc99_vsscanf@GLIBC_2.7 (14) │ │ │ │ - 806: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_button_new │ │ │ │ - 807: 00000000 0 FUNC GLOBAL DEFAULT UND mng_display_reset │ │ │ │ - 808: 00000000 0 FUNC GLOBAL DEFAULT UND DGifGetRecordType │ │ │ │ - 809: 00000000 0 FUNC GLOBAL DEFAULT UND png_destroy_read_struct@PNG16_0 (16) │ │ │ │ - 810: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_list_store_clear │ │ │ │ - 811: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_label_set_justify │ │ │ │ - 812: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_main_iteration_do │ │ │ │ - 813: 00000000 0 FUNC GLOBAL DEFAULT UND __errno_location@GLIBC_2.4 (6) │ │ │ │ - 814: 00000000 0 FUNC GLOBAL DEFAULT UND dca_frame │ │ │ │ - 815: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_clist_append │ │ │ │ - 816: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_window_set_modal │ │ │ │ - 817: 00000000 0 FUNC GLOBAL DEFAULT UND jack_set_process_callback │ │ │ │ - 818: 00000000 0 FUNC GLOBAL DEFAULT UND vdp_device_create_x11 │ │ │ │ - 819: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_window_get_position │ │ │ │ - 820: 00000000 0 FUNC GLOBAL DEFAULT UND AuStopFlow │ │ │ │ - 821: 00000000 0 FUNC GLOBAL DEFAULT UND mng_setcb_gettickcount │ │ │ │ - 822: 00000000 0 FUNC GLOBAL DEFAULT UND avio_size@LIBAVFORMAT_61 (13) │ │ │ │ - 823: 00000000 0 FUNC GLOBAL DEFAULT UND __time64@GLIBC_2.34 (11) │ │ │ │ - 824: 00000000 0 FUNC GLOBAL DEFAULT UND glViewport │ │ │ │ - 825: 00000000 0 FUNC GLOBAL DEFAULT UND FT_Get_Glyph │ │ │ │ - 826: 00000000 0 FUNC GLOBAL DEFAULT UND ass_new_track │ │ │ │ - 827: 00000000 0 FUNC GLOBAL DEFAULT UND pa_stream_flush@PULSE_0 (7) │ │ │ │ - 828: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_hw_params_any@ALSA_0.9 (5) │ │ │ │ - 829: 00000000 0 FUNC GLOBAL DEFAULT UND mng_setcb_settimer │ │ │ │ - 830: 00000000 0 FUNC GLOBAL DEFAULT UND feof@GLIBC_2.4 (6) │ │ │ │ - 831: 00000000 0 FUNC GLOBAL DEFAULT UND g_str_equal │ │ │ │ - 832: 00000000 0 FUNC GLOBAL DEFAULT UND pa_context_set_state_callback@PULSE_0 (7) │ │ │ │ - 833: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_hbutton_box_new │ │ │ │ - 834: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_lock@GLIBC_2.4 (6) │ │ │ │ - 835: 00000000 0 FUNC GLOBAL DEFAULT UND XScreenSaverSuspend │ │ │ │ - 836: 00000000 0 FUNC GLOBAL DEFAULT UND XScreenSaverQueryExtension │ │ │ │ - 837: 00000000 0 FUNC GLOBAL DEFAULT UND ogg_sync_reset │ │ │ │ - 838: 00000000 0 FUNC GLOBAL DEFAULT UND XAllocNamedColor │ │ │ │ - 839: 00000000 0 FUNC GLOBAL DEFAULT UND __strncpy_chk@GLIBC_2.4 (6) │ │ │ │ - 840: 00000000 0 FUNC GLOBAL DEFAULT UND fribidi_remove_bidi_marks │ │ │ │ - 841: 00000000 0 FUNC GLOBAL DEFAULT UND pipe@GLIBC_2.4 (6) │ │ │ │ - 842: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetVideoMode │ │ │ │ - 843: 00000000 0 FUNC GLOBAL DEFAULT UND XLookupString │ │ │ │ - 844: 00000000 0 FUNC GLOBAL DEFAULT UND sws_getGaussianVec@LIBSWSCALE_8 (12) │ │ │ │ - 845: 00000000 0 FUNC GLOBAL DEFAULT UND cdio_get_track_sec_count@CDIO_19 (24) │ │ │ │ - 846: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_CreateYUVOverlay │ │ │ │ - 847: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_hw_params_get_period_size@ALSA_0.9.0rc4 (19) │ │ │ │ - 848: 00000000 0 FUNC GLOBAL DEFAULT UND XChangeWindowAttributes │ │ │ │ - 849: 00000000 0 FUNC GLOBAL DEFAULT UND glVertex2f │ │ │ │ - 850: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_window_set_geometry_hints │ │ │ │ - 851: 00000000 0 FUNC GLOBAL DEFAULT UND g_object_set_data_full │ │ │ │ - 852: 00000000 0 FUNC GLOBAL DEFAULT UND g_slist_append │ │ │ │ - 853: 00000000 0 FUNC GLOBAL DEFAULT UND ogg_stream_init │ │ │ │ - 854: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_clist_get_type │ │ │ │ - 855: 00000000 0 FUNC GLOBAL DEFAULT UND av_parser_close@LIBAVCODEC_61 (21) │ │ │ │ - 856: 00000000 0 FUNC GLOBAL DEFAULT UND pa_channel_map_init_auto@PULSE_0 (7) │ │ │ │ - 857: 00000000 0 FUNC GLOBAL DEFAULT UND strncpy@GLIBC_2.4 (6) │ │ │ │ - 858: 00000000 0 FUNC GLOBAL DEFAULT UND glEnable │ │ │ │ - 859: 00000000 0 FUNC GLOBAL DEFAULT UND glTexParameterf │ │ │ │ - 860: 00000000 0 FUNC GLOBAL DEFAULT UND av_frame_alloc@LIBAVUTIL_59 (4) │ │ │ │ - 861: 00000000 0 FUNC GLOBAL DEFAULT UND memmove@GLIBC_2.4 (6) │ │ │ │ - 862: 00000000 0 FUNC GLOBAL DEFAULT UND XShmQueryExtension │ │ │ │ - 863: 00000000 0 FUNC GLOBAL DEFAULT UND jack_port_get_total_latency │ │ │ │ - 864: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_spin_button_get_value_as_int │ │ │ │ - 865: 00000000 0 FUNC GLOBAL DEFAULT UND FT_Load_Char │ │ │ │ - 866: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_button_clicked │ │ │ │ - 867: 00000000 0 FUNC GLOBAL DEFAULT UND ass_set_fonts │ │ │ │ - 868: 00000000 0 FUNC GLOBAL DEFAULT UND strsep@GLIBC_2.4 (6) │ │ │ │ - 869: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_frame_set_shadow_type │ │ │ │ - 870: 00000000 0 FUNC GLOBAL DEFAULT UND mpg123_getformat │ │ │ │ - 871: 00000000 0 FUNC GLOBAL DEFAULT UND bd_get_titles │ │ │ │ - 872: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_hw_params_set_buffer_time_near@ALSA_0.9.0rc4 (19) │ │ │ │ - 873: 00000000 0 FUNC GLOBAL DEFAULT UND av_strndup@LIBAVUTIL_59 (4) │ │ │ │ - 874: 00000000 0 FUNC GLOBAL DEFAULT UND access@GLIBC_2.4 (6) │ │ │ │ - 875: 00000000 0 FUNC GLOBAL DEFAULT UND cdio_cddap_identify@CDIO_CDDA_2 (17) │ │ │ │ - 876: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_widget_realize │ │ │ │ - 877: 00000000 0 FUNC GLOBAL DEFAULT UND pa_strerror@PULSE_0 (7) │ │ │ │ - 878: 00000000 0 FUNC GLOBAL DEFAULT UND eglChooseConfig │ │ │ │ - 879: 00000000 0 FUNC GLOBAL DEFAULT UND XDefineCursor │ │ │ │ - 880: 00000000 0 OBJECT GLOBAL DEFAULT UND pp_help@LIBPOSTPROC_58 (23) │ │ │ │ - 881: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_sw_params_set_stop_threshold@ALSA_0.9 (5) │ │ │ │ - 882: 00000000 0 FUNC GLOBAL DEFAULT UND snd_mixer_selem_get_playback_switch@ALSA_0.9 (5) │ │ │ │ - 883: 00000000 0 FUNC GLOBAL DEFAULT UND ass_add_font │ │ │ │ - 884: 00000000 0 FUNC GLOBAL DEFAULT UND av_strlcat@LIBAVUTIL_59 (4) │ │ │ │ - 885: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_delay@ALSA_0.9 (5) │ │ │ │ - 886: 00000000 0 FUNC GLOBAL DEFAULT UND mng_putchunk_idat │ │ │ │ - 887: 00000000 0 FUNC GLOBAL DEFAULT UND av_log@LIBAVUTIL_59 (4) │ │ │ │ - 888: 00000000 0 FUNC GLOBAL DEFAULT UND raise@GLIBC_2.4 (6) │ │ │ │ - 889: 00000000 0 FUNC GLOBAL DEFAULT UND vorbis_comment_init@libvorbisidec.so.1 (22) │ │ │ │ - 890: 00000000 0 FUNC GLOBAL DEFAULT UND gdk_pixbuf_get_colorspace │ │ │ │ - 891: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_table_set_col_spacings │ │ │ │ - 892: 00000000 0 FUNC GLOBAL DEFAULT UND pa_threaded_mainloop_lock@PULSE_0 (7) │ │ │ │ - 893: 00000000 0 FUNC GLOBAL DEFAULT UND caca_set_display_title │ │ │ │ - 894: 00000000 0 FUNC GLOBAL DEFAULT UND XDGACloseFramebuffer │ │ │ │ - 895: 00000000 0 FUNC GLOBAL DEFAULT UND cdio_get_last_track_num@CDIO_19 (24) │ │ │ │ - 896: 00000000 0 FUNC GLOBAL DEFAULT UND mpg123_exit │ │ │ │ - 897: 00000000 0 FUNC GLOBAL DEFAULT UND a52_syncinfo │ │ │ │ - 898: 00000000 0 FUNC GLOBAL DEFAULT UND bd_seek │ │ │ │ - 899: 00000000 0 FUNC GLOBAL DEFAULT UND av_md5_sum@LIBAVUTIL_59 (4) │ │ │ │ - 900: 00000000 0 FUNC GLOBAL DEFAULT UND compress2 │ │ │ │ - 901: 00000000 0 FUNC GLOBAL DEFAULT UND sio_onvol │ │ │ │ - 902: 00000000 0 FUNC GLOBAL DEFAULT UND eglSwapBuffers │ │ │ │ - 903: 00000000 0 FUNC GLOBAL DEFAULT UND av_fifo_can_write@LIBAVUTIL_59 (4) │ │ │ │ - 904: 00000000 0 FUNC WEAK DEFAULT UND __cxa_finalize@GLIBC_2.4 (6) │ │ │ │ - 905: 00000000 0 FUNC GLOBAL DEFAULT UND caca_free_canvas │ │ │ │ - 906: 00000000 0 FUNC GLOBAL DEFAULT UND dvdnav_is_domain_vts │ │ │ │ - 907: 00000000 0 FUNC GLOBAL DEFAULT UND avcodec_align_dimensions@LIBAVCODEC_61 (21) │ │ │ │ - 908: 00000000 0 FUNC GLOBAL DEFAULT UND avcodec_alloc_context3@LIBAVCODEC_61 (21) │ │ │ │ - 909: 00000000 0 FUNC GLOBAL DEFAULT UND __mktime64@GLIBC_2.34 (11) │ │ │ │ - 910: 00000000 0 FUNC GLOBAL DEFAULT UND XShapeCombineMask │ │ │ │ - 911: 00000000 0 FUNC GLOBAL DEFAULT UND creat64@GLIBC_2.4 (6) │ │ │ │ - 912: 00000000 0 FUNC GLOBAL DEFAULT UND sws_setColorspaceDetails@LIBSWSCALE_8 (12) │ │ │ │ - 913: 00000000 0 FUNC GLOBAL DEFAULT UND av_aes_init@LIBAVUTIL_59 (4) │ │ │ │ - 914: 00000000 0 FUNC GLOBAL DEFAULT UND th_decode_alloc@libtheoradec_1.0 (26) │ │ │ │ - 915: 00000000 0 FUNC GLOBAL DEFAULT UND tcgetattr@GLIBC_2.4 (6) │ │ │ │ - 916: 00000000 0 FUNC GLOBAL DEFAULT UND eglGetConfigs │ │ │ │ - 917: 00000000 0 FUNC GLOBAL DEFAULT UND malloc@GLIBC_2.4 (6) │ │ │ │ - 918: 00000000 0 FUNC GLOBAL DEFAULT UND av_opt_show2@LIBAVUTIL_59 (4) │ │ │ │ - 919: 00000000 0 FUNC GLOBAL DEFAULT UND gdk_display_get_default │ │ │ │ - 920: 00000000 0 FUNC GLOBAL DEFAULT UND jack_get_sample_rate │ │ │ │ - 921: 00000000 0 FUNC GLOBAL DEFAULT UND XMapWindow │ │ │ │ - 922: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GL_LoadLibrary │ │ │ │ - 923: 00000000 0 FUNC GLOBAL DEFAULT UND ass_read_memory │ │ │ │ - 924: 00000000 0 FUNC GLOBAL DEFAULT UND glXSwapBuffers │ │ │ │ - 925: 00000000 0 FUNC GLOBAL DEFAULT UND av_strncasecmp@LIBAVUTIL_59 (4) │ │ │ │ - 926: 00000000 0 FUNC GLOBAL DEFAULT UND avformat_configuration@LIBAVFORMAT_61 (13) │ │ │ │ - 927: 00000000 0 FUNC GLOBAL DEFAULT UND kill@GLIBC_2.4 (6) │ │ │ │ - 928: 00000000 0 OBJECT GLOBAL DEFAULT UND stdout@GLIBC_2.4 (6) │ │ │ │ - 929: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_widget_get_style │ │ │ │ - 930: 00000000 0 FUNC GLOBAL DEFAULT UND mng_putchunk_mend │ │ │ │ - 931: 00000000 0 OBJECT GLOBAL DEFAULT UND aa_help@AA_1.4 (15) │ │ │ │ - 932: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_window_move │ │ │ │ - 933: 00000000 0 FUNC GLOBAL DEFAULT UND th_comment_init@libtheoradec_1.0 (26) │ │ │ │ - 934: 00000000 0 FUNC GLOBAL DEFAULT UND strlen@GLIBC_2.4 (6) │ │ │ │ - 935: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_open@ALSA_0.9 (5) │ │ │ │ - 936: 00000000 0 FUNC GLOBAL DEFAULT UND ogg_sync_init │ │ │ │ - 937: 00000000 0 FUNC GLOBAL DEFAULT UND glTexParameteri │ │ │ │ - 938: 00000000 0 FUNC GLOBAL DEFAULT UND closedir@GLIBC_2.4 (6) │ │ │ │ - 939: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_ctree_select │ │ │ │ - 940: 00000000 0 FUNC GLOBAL DEFAULT UND FcFontMatch │ │ │ │ - 941: 00000000 0 FUNC GLOBAL DEFAULT UND XF86VidModeQueryVersion │ │ │ │ - 942: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_menu_item_set_submenu │ │ │ │ - 943: 00000000 0 FUNC GLOBAL DEFAULT UND shmat@GLIBC_2.4 (6) │ │ │ │ - 944: 00000000 0 FUNC GLOBAL DEFAULT UND __open64_2@GLIBC_2.7 (14) │ │ │ │ - 945: 00000000 0 FUNC GLOBAL DEFAULT UND glGenLists │ │ │ │ - 946: 00000000 0 FUNC GLOBAL DEFAULT UND av_d2q@LIBAVUTIL_59 (4) │ │ │ │ - 947: 00000000 0 FUNC GLOBAL DEFAULT UND mpeg2_accel │ │ │ │ - 948: 00000000 0 FUNC GLOBAL DEFAULT UND bs2b_cross_feed_s32be │ │ │ │ - 949: 00000000 0 FUNC GLOBAL DEFAULT UND mng_setcb_openstream │ │ │ │ - 950: 00000000 0 FUNC GLOBAL DEFAULT UND av_fifo_reset2@LIBAVUTIL_59 (4) │ │ │ │ - 951: 00000000 0 FUNC GLOBAL DEFAULT UND g_object_ref │ │ │ │ - 952: 00000000 0 FUNC GLOBAL DEFAULT UND jack_get_ports │ │ │ │ - 953: 00000000 0 FUNC GLOBAL DEFAULT UND th_info_init@libtheoradec_1.0 (26) │ │ │ │ - 954: 00000000 0 FUNC GLOBAL DEFAULT UND glShadeModel │ │ │ │ - 955: 00000000 0 FUNC GLOBAL DEFAULT UND dvdnav_get_next_block │ │ │ │ - 956: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_state@ALSA_0.9 (5) │ │ │ │ - 957: 00000000 0 FUNC GLOBAL DEFAULT UND XIconifyWindow │ │ │ │ - 958: 00000000 0 FUNC GLOBAL DEFAULT UND avcodec_close@LIBAVCODEC_61 (21) │ │ │ │ - 959: 00000000 0 FUNC GLOBAL DEFAULT UND mpg123_init │ │ │ │ - 960: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_text_view_set_cursor_visible │ │ │ │ - 961: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_clist_thaw │ │ │ │ - 962: 00000000 0 FUNC GLOBAL DEFAULT UND glFinish │ │ │ │ - 963: 00000000 0 FUNC GLOBAL DEFAULT UND glXChooseVisual │ │ │ │ - 964: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_widget_get_window │ │ │ │ - 965: 00000000 0 FUNC GLOBAL DEFAULT UND xvid_global │ │ │ │ - 966: 00000000 0 FUNC GLOBAL DEFAULT UND avcodec_find_decoder@LIBAVCODEC_61 (21) │ │ │ │ - 967: 00000000 0 FUNC GLOBAL DEFAULT UND strtoll@GLIBC_2.4 (6) │ │ │ │ - 968: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_entry_set_text │ │ │ │ - 969: 00000000 0 FUNC GLOBAL DEFAULT UND av_seek_frame@LIBAVFORMAT_61 (13) │ │ │ │ - 970: 00000000 0 FUNC GLOBAL DEFAULT UND glEnd │ │ │ │ - 971: 00000000 0 FUNC GLOBAL DEFAULT UND vorbis_synthesis_headerin@libvorbisidec.so.1 (22) │ │ │ │ - 972: 00000000 0 FUNC GLOBAL DEFAULT UND jpeg_set_quality@LIBJPEG_6.2 (20) │ │ │ │ - 973: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_vbox_new │ │ │ │ - 974: 00000000 0 FUNC GLOBAL DEFAULT UND bs2b_open │ │ │ │ - 975: 00000000 0 FUNC GLOBAL DEFAULT UND caca_set_dither_color │ │ │ │ - 976: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_frame_new │ │ │ │ - 977: 00000000 0 FUNC GLOBAL DEFAULT UND dvdnav_get_number_of_titles │ │ │ │ - 978: 00000000 0 FUNC GLOBAL DEFAULT UND mpeg2_custom_fbuf │ │ │ │ - 979: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_vseparator_new │ │ │ │ - 980: 00000000 0 FUNC GLOBAL DEFAULT UND glCallList │ │ │ │ - 981: 00000000 0 FUNC GLOBAL DEFAULT UND av_parser_parse2@LIBAVCODEC_61 (21) │ │ │ │ - 982: 00000000 0 FUNC GLOBAL DEFAULT UND bd_free_title_info │ │ │ │ - 983: 00000000 0 FUNC GLOBAL DEFAULT UND jpeg_set_defaults@LIBJPEG_6.2 (20) │ │ │ │ - 984: 00000000 0 FUNC GLOBAL DEFAULT UND FT_New_Memory_Face │ │ │ │ - 985: 00000000 0 FUNC GLOBAL DEFAULT UND avformat_close_input@LIBAVFORMAT_61 (13) │ │ │ │ - 986: 00000000 0 FUNC GLOBAL DEFAULT UND AuDispatchEvent │ │ │ │ - 987: 00000000 0 FUNC GLOBAL DEFAULT UND snd_output_stdio_attach@ALSA_0.9 (5) │ │ │ │ - 988: 00000000 0 FUNC GLOBAL DEFAULT UND rand@GLIBC_2.4 (6) │ │ │ │ - 989: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_Flip │ │ │ │ - 990: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_widget_show_all │ │ │ │ - 991: 00000000 0 FUNC GLOBAL DEFAULT UND memcmp@GLIBC_2.4 (6) │ │ │ │ - 992: 00000000 0 FUNC GLOBAL DEFAULT UND memset@GLIBC_2.4 (6) │ │ │ │ - 993: 00000000 0 FUNC GLOBAL DEFAULT UND __strcat_chk@GLIBC_2.4 (6) │ │ │ │ - 994: 00000000 0 FUNC GLOBAL DEFAULT UND jack_port_name │ │ │ │ - 995: 00000000 0 FUNC GLOBAL DEFAULT UND bd_chapter_pos │ │ │ │ - 996: 00000000 0 FUNC GLOBAL DEFAULT UND cdio_cddap_open@CDIO_CDDA_2 (17) │ │ │ │ - 997: 00000000 0 FUNC GLOBAL DEFAULT UND png_get_IHDR@PNG16_0 (16) │ │ │ │ - 998: 00000000 0 FUNC GLOBAL DEFAULT UND XvFreeEncodingInfo │ │ │ │ - 999: 00000000 0 FUNC GLOBAL DEFAULT UND glPixelStorei │ │ │ │ - 1000: 00000000 0 NOTYPE WEAK DEFAULT UND _ITM_registerTMCloneTable │ │ │ │ - 1001: 00000000 0 FUNC GLOBAL DEFAULT UND a52_samples │ │ │ │ - 1002: 00000000 0 FUNC GLOBAL DEFAULT UND caca_refresh_display │ │ │ │ - 1003: 00000000 0 FUNC GLOBAL DEFAULT UND glBegin │ │ │ │ - 1004: 00000000 0 FUNC GLOBAL DEFAULT UND jpeg_CreateDecompress@LIBJPEG_6.2 (20) │ │ │ │ - 1005: 00000000 0 FUNC GLOBAL DEFAULT UND XSetWMProtocols │ │ │ │ - 1006: 00000000 0 FUNC GLOBAL DEFAULT UND fread@GLIBC_2.4 (6) │ │ │ │ - 1007: 00000000 0 FUNC GLOBAL DEFAULT UND glXCreateContext │ │ │ │ - 1008: 00000000 0 FUNC GLOBAL DEFAULT UND dvdnav_angle_change │ │ │ │ - 1009: 00000000 0 FUNC GLOBAL DEFAULT UND glDeleteTextures │ │ │ │ - 1010: 00000000 0 FUNC GLOBAL DEFAULT UND bd_select_title │ │ │ │ - 1011: 00000000 0 FUNC GLOBAL DEFAULT UND __fprintf_chk@GLIBC_2.4 (6) │ │ │ │ - 1012: 00000000 0 FUNC GLOBAL DEFAULT UND mpeg2_set_buf │ │ │ │ - 1013: 00000000 0 FUNC GLOBAL DEFAULT UND strcat@GLIBC_2.4 (6) │ │ │ │ - 1014: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetError │ │ │ │ - 1015: 00000000 0 FUNC GLOBAL DEFAULT UND abort@GLIBC_2.4 (6) │ │ │ │ - 1016: 00000000 0 FUNC GLOBAL DEFAULT UND bs2b_cross_feed_s16be │ │ │ │ - 1017: 00000000 0 FUNC GLOBAL DEFAULT UND jack_connect │ │ │ │ - 1018: 00000000 0 FUNC GLOBAL DEFAULT UND XShapeQueryVersion │ │ │ │ - 1019: 00000000 0 FUNC GLOBAL DEFAULT UND gdk_pixbuf_get_bits_per_sample │ │ │ │ - 1020: 00000000 0 FUNC GLOBAL DEFAULT UND XvQueryEncodings │ │ │ │ - 1021: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_drain@ALSA_0.9 (5) │ │ │ │ - 1022: 00000000 0 FUNC GLOBAL DEFAULT UND glNormal3f │ │ │ │ - 1023: 00000000 0 FUNC GLOBAL DEFAULT UND fribidi_set_mirroring │ │ │ │ - 1024: 00000000 0 FUNC GLOBAL DEFAULT UND av_read_frame@LIBAVFORMAT_61 (13) │ │ │ │ - 1025: 00000000 0 FUNC GLOBAL DEFAULT UND glGetError │ │ │ │ - 1026: 00000000 0 FUNC GLOBAL DEFAULT UND dca_blocks_num │ │ │ │ - 1027: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_scale_set_value_pos │ │ │ │ - 1028: 00000000 0 FUNC GLOBAL DEFAULT UND XGetAtomName │ │ │ │ - 1029: 00000000 0 FUNC GLOBAL DEFAULT UND sio_pollfd │ │ │ │ - 1030: 00000000 0 FUNC GLOBAL DEFAULT UND bs2b_set_level_feed │ │ │ │ - 1031: 00000000 0 FUNC GLOBAL DEFAULT UND jpeg_resync_to_restart@LIBJPEG_6.2 (20) │ │ │ │ - 1032: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_clist_set_shadow_type │ │ │ │ - 1033: 00000000 0 FUNC GLOBAL DEFAULT UND EGifPutLine │ │ │ │ - 1034: 00000000 0 FUNC GLOBAL DEFAULT UND dvdnav_set_readahead_flag │ │ │ │ - 1035: 00000000 0 FUNC GLOBAL DEFAULT UND bs2b_cross_feed_fle │ │ │ │ - 1036: 00000000 0 FUNC GLOBAL DEFAULT UND XPutImage │ │ │ │ - 1037: 00000000 0 FUNC GLOBAL DEFAULT UND vorbis_synthesis@libvorbisidec.so.1 (22) │ │ │ │ - 1038: 00000000 0 FUNC GLOBAL DEFAULT UND pa_stream_set_name@PULSE_0 (7) │ │ │ │ - 1039: 00000000 0 OBJECT GLOBAL DEFAULT UND aa_defrenderparams@AA_1.4 (15) │ │ │ │ - 1040: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_status_get_avail@ALSA_0.9 (5) │ │ │ │ - 1041: 00000000 0 FUNC GLOBAL DEFAULT UND XGetImage │ │ │ │ - 1042: 00000000 0 FUNC GLOBAL DEFAULT UND bd_tell │ │ │ │ - 1043: 00000000 0 FUNC GLOBAL DEFAULT UND fgets@GLIBC_2.4 (6) │ │ │ │ - 1044: 00000000 0 FUNC GLOBAL DEFAULT UND aa_puts@AA_1.4 (15) │ │ │ │ - 1045: 00000000 0 FUNC GLOBAL DEFAULT UND glBlendFunc │ │ │ │ - 1046: 00000000 0 FUNC GLOBAL DEFAULT UND mng_setcb_readdata │ │ │ │ - 1047: 00000000 0 FUNC GLOBAL DEFAULT UND pa_stream_new@PULSE_0 (7) │ │ │ │ - 1048: 00000000 0 FUNC GLOBAL DEFAULT UND swr_alloc@LIBSWRESAMPLE_5 (9) │ │ │ │ - 1049: 00000000 0 FUNC GLOBAL DEFAULT UND av_log_set_callback@LIBAVUTIL_59 (4) │ │ │ │ - 1050: 00000000 0 FUNC GLOBAL DEFAULT UND av_opt_set_sample_fmt@LIBAVUTIL_59 (4) │ │ │ │ - 1051: 00000000 0 FUNC GLOBAL DEFAULT UND sincos@GLIBC_2.4 (8) │ │ │ │ - 1052: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_ctree_sort_node │ │ │ │ - 1053: 00000000 0 FUNC GLOBAL DEFAULT UND memchr@GLIBC_2.4 (6) │ │ │ │ - 1054: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_scale_set_digits │ │ │ │ - 1055: 00000000 0 FUNC GLOBAL DEFAULT UND cdio_cddap_disc_lastsector@CDIO_CDDA_2 (17) │ │ │ │ - 1056: 00000000 0 FUNC GLOBAL DEFAULT UND GifFreeMapObject │ │ │ │ - 1057: 00000000 0 FUNC GLOBAL DEFAULT UND bs2b_cross_feed_f │ │ │ │ - 1058: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_text_view_new │ │ │ │ - 1059: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_widget_set_size_request │ │ │ │ - 1060: 00000000 0 FUNC GLOBAL DEFAULT UND sws_freeVec@LIBSWSCALE_8 (12) │ │ │ │ - 1061: 00000000 0 FUNC GLOBAL DEFAULT UND bd_get_current_chapter │ │ │ │ - 1062: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_toggle_button_set_active │ │ │ │ - 1063: 00000000 0 FUNC GLOBAL DEFAULT UND AuStartFlow │ │ │ │ - 1064: 00000000 0 FUNC GLOBAL DEFAULT UND avcodec_find_encoder@LIBAVCODEC_61 (21) │ │ │ │ - 1065: 00000000 0 FUNC GLOBAL DEFAULT UND av_mallocz@LIBAVUTIL_59 (4) │ │ │ │ - 1066: 00000000 0 FUNC GLOBAL DEFAULT UND g_utf8_validate │ │ │ │ - 1067: 00000000 0 FUNC GLOBAL DEFAULT UND av_dict_get@LIBAVUTIL_59 (4) │ │ │ │ - 1068: 00000000 0 FUNC GLOBAL DEFAULT UND th_decode_packetin@libtheoradec_1.0 (26) │ │ │ │ - 1069: 00000000 0 FUNC GLOBAL DEFAULT UND AuCreateFlow │ │ │ │ - 1070: 00000000 0 FUNC GLOBAL DEFAULT UND av_find_input_format@LIBAVFORMAT_61 (13) │ │ │ │ - 1071: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_entry_get_text │ │ │ │ - 1072: 00000000 0 FUNC GLOBAL DEFAULT UND textdomain@GLIBC_2.4 (6) │ │ │ │ - 1073: 00000000 0 FUNC GLOBAL DEFAULT UND snd_mixer_selem_get_playback_volume@ALSA_0.9 (5) │ │ │ │ - 1074: 00000000 0 FUNC GLOBAL DEFAULT UND g_slist_insert │ │ │ │ - 1075: 00000000 0 FUNC GLOBAL DEFAULT UND shmget@GLIBC_2.4 (6) │ │ │ │ - 1076: 00000000 0 FUNC GLOBAL DEFAULT UND XCreateImage │ │ │ │ - 1077: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_hw_params_set_channels_near@ALSA_0.9.0rc4 (19) │ │ │ │ - 1078: 00000000 0 FUNC GLOBAL DEFAULT UND XMoveWindow │ │ │ │ - 1079: 00000000 0 FUNC GLOBAL DEFAULT UND FcDefaultSubstitute │ │ │ │ - 1080: 00000000 0 FUNC GLOBAL DEFAULT UND getuid@GLIBC_2.4 (6) │ │ │ │ - 1081: 00000000 0 FUNC GLOBAL DEFAULT UND pa_context_set_sink_input_volume@PULSE_0 (7) │ │ │ │ - 1082: 00000000 0 FUNC GLOBAL DEFAULT UND eglCreateContext │ │ │ │ - 1083: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_clist_set_column_width │ │ │ │ - 1084: 00000000 0 FUNC GLOBAL DEFAULT UND av_md5_alloc@LIBAVUTIL_59 (4) │ │ │ │ - 1085: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_ctree_get_node_info │ │ │ │ - 1086: 00000000 0 FUNC GLOBAL DEFAULT UND XvFreeAdaptorInfo │ │ │ │ - 1087: 00000000 0 FUNC GLOBAL DEFAULT UND avcodec_fill_audio_frame@LIBAVCODEC_61 (21) │ │ │ │ - 1088: 00000000 0 FUNC GLOBAL DEFAULT UND pp_free_mode@LIBPOSTPROC_58 (23) │ │ │ │ - 1089: 00000000 0 FUNC GLOBAL DEFAULT UND sio_getpar │ │ │ │ - 1090: 00000000 0 FUNC GLOBAL DEFAULT UND avcodec_receive_packet@LIBAVCODEC_61 (21) │ │ │ │ - 1091: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_label_set_text │ │ │ │ - 1092: 00000000 0 FUNC GLOBAL DEFAULT UND getc@GLIBC_2.4 (6) │ │ │ │ - 1093: 00000000 0 NOTYPE WEAK DEFAULT UND _ITM_deregisterTMCloneTable │ │ │ │ - 1094: 00000000 0 FUNC GLOBAL DEFAULT UND ass_set_fonts_dir │ │ │ │ - 1095: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_clist_sort │ │ │ │ - 1096: 00000000 0 FUNC GLOBAL DEFAULT UND strtod@GLIBC_2.4 (6) │ │ │ │ - 1097: 00000000 0 FUNC GLOBAL DEFAULT UND snd_mixer_close@ALSA_0.9 (5) │ │ │ │ - 1098: 00000000 0 FUNC GLOBAL DEFAULT UND pa_threaded_mainloop_free@PULSE_0 (7) │ │ │ │ - 1099: 00000000 0 FUNC GLOBAL DEFAULT UND glVertex3f │ │ │ │ - 1100: 00000000 0 FUNC GLOBAL DEFAULT UND av_alloc_vdpaucontext@LIBAVCODEC_61 (21) │ │ │ │ - 1101: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_UpdateRects │ │ │ │ - 1102: 00000000 0 FUNC GLOBAL DEFAULT UND cdio_cddap_tracks@CDIO_CDDA_2 (17) │ │ │ │ - 1103: 00000000 0 FUNC GLOBAL DEFAULT UND sws_alloc_context@LIBSWSCALE_8 (12) │ │ │ │ - 1104: 00000000 0 FUNC GLOBAL DEFAULT UND socket@GLIBC_2.4 (6) │ │ │ │ - 1105: 00000000 0 FUNC GLOBAL DEFAULT UND av_asprintf@LIBAVUTIL_59 (4) │ │ │ │ - 1106: 00000000 0 FUNC GLOBAL DEFAULT UND dv_parse_header │ │ │ │ - 1107: 00000000 0 FUNC GLOBAL DEFAULT UND rint@GLIBC_2.4 (8) │ │ │ │ - 1108: 00000000 0 FUNC GLOBAL DEFAULT UND vorbis_synthesis_read@libvorbisidec.so.1 (22) │ │ │ │ - 1109: 00000000 0 FUNC GLOBAL DEFAULT UND snd_config_update_free_global@ALSA_0.9 (5) │ │ │ │ - 1110: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_OpenAudio │ │ │ │ - 1111: 00000000 0 FUNC GLOBAL DEFAULT UND av_opt_set_double@LIBAVUTIL_59 (4) │ │ │ │ - 1112: 00000000 0 FUNC GLOBAL DEFAULT UND bs2b_cross_feed_u24le │ │ │ │ - 1113: 00000000 0 FUNC GLOBAL DEFAULT UND dlsym@GLIBC_2.34 (11) │ │ │ │ - 1114: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_window_set_wmclass │ │ │ │ - 1115: 00000000 0 FUNC GLOBAL DEFAULT UND eglGetDisplay │ │ │ │ - 1116: 00000000 0 FUNC GLOBAL DEFAULT UND g_signal_handlers_block_matched │ │ │ │ - 1117: 00000000 0 FUNC GLOBAL DEFAULT UND AuWriteElement │ │ │ │ - 1118: 00000000 0 FUNC GLOBAL DEFAULT UND ogg_page_continued │ │ │ │ - 1119: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_widget_destroyed │ │ │ │ - 1120: 00000000 0 FUNC GLOBAL DEFAULT UND jack_port_get_buffer │ │ │ │ - 1121: 00000000 0 FUNC GLOBAL DEFAULT UND dcgettext@GLIBC_2.4 (6) │ │ │ │ - 1122: 00000000 0 FUNC GLOBAL DEFAULT UND aa_getrenderparams@AA_1.4 (15) │ │ │ │ - 1123: 00000000 0 FUNC GLOBAL DEFAULT UND mng_putchunk_save │ │ │ │ - 1124: 00000000 0 FUNC GLOBAL DEFAULT UND sigaction@GLIBC_2.4 (6) │ │ │ │ - 1125: 00000000 0 FUNC GLOBAL DEFAULT UND __vsnprintf_chk@GLIBC_2.4 (6) │ │ │ │ - 1126: 00000000 0 FUNC GLOBAL DEFAULT UND eglMakeCurrent │ │ │ │ - 1127: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_entry_new │ │ │ │ - 1128: 00000000 0 FUNC GLOBAL DEFAULT UND alListenerf │ │ │ │ - 1129: 00000000 0 FUNC GLOBAL DEFAULT UND dvdnav_sector_search │ │ │ │ - 1130: 00000000 0 FUNC GLOBAL DEFAULT UND dvdnav_get_number_of_parts │ │ │ │ - 1131: 00000000 0 FUNC GLOBAL DEFAULT UND jpeg_stdio_dest@LIBJPEG_6.2 (20) │ │ │ │ - 1132: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_FillRect │ │ │ │ - 1133: 00000000 0 FUNC GLOBAL DEFAULT UND dv_decode_full_audio │ │ │ │ - 1134: 00000000 0 FUNC GLOBAL DEFAULT UND XTranslateCoordinates │ │ │ │ - 1135: 00000000 0 FUNC GLOBAL DEFAULT UND vorbis_synthesis_pcmout@libvorbisidec.so.1 (22) │ │ │ │ - 1136: 00000000 0 FUNC GLOBAL DEFAULT UND alSourceStopv │ │ │ │ - 1137: 00000000 0 FUNC GLOBAL DEFAULT UND strncmp@GLIBC_2.4 (6) │ │ │ │ - 1138: 00000000 0 FUNC GLOBAL DEFAULT UND png_read_image@PNG16_0 (16) │ │ │ │ - 1139: 00000000 0 FUNC GLOBAL DEFAULT UND EGifPutExtension │ │ │ │ - 1140: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_sw_params_get_boundary@ALSA_0.9 (5) │ │ │ │ - 1141: 00000000 0 FUNC GLOBAL DEFAULT UND avcodec_find_decoder_by_name@LIBAVCODEC_61 (21) │ │ │ │ - 1142: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_EnableUNICODE │ │ │ │ - 1143: 00000000 0 FUNC GLOBAL DEFAULT UND caca_get_dither_charset_list │ │ │ │ - 1144: 00000000 0 FUNC GLOBAL DEFAULT UND caca_create_canvas │ │ │ │ - 1145: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_clist_select_row │ │ │ │ - 1146: 00000000 0 FUNC GLOBAL DEFAULT UND cdio_open@CDIO_19 (24) │ │ │ │ - 1147: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_radio_button_new_with_label │ │ │ │ - 1148: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_toggle_button_get_active │ │ │ │ - 1149: 00000000 0 FUNC GLOBAL DEFAULT UND strcspn@GLIBC_2.4 (6) │ │ │ │ - 1150: 00000000 0 FUNC GLOBAL DEFAULT UND gdk_pixmap_colormap_create_from_xpm_d │ │ │ │ - 1151: 00000000 0 FUNC GLOBAL DEFAULT UND av_md5_final@LIBAVUTIL_59 (4) │ │ │ │ - 1152: 00000000 0 FUNC GLOBAL DEFAULT UND ass_process_codec_private │ │ │ │ - 1153: 00000000 0 FUNC GLOBAL DEFAULT UND eglDestroyContext │ │ │ │ - 1154: 00000000 0 FUNC GLOBAL DEFAULT UND cdio_paranoia_read@CDIO_PARANOIA_2 (18) │ │ │ │ - 1155: 00000000 0 FUNC GLOBAL DEFAULT UND __strncat_chk@GLIBC_2.4 (6) │ │ │ │ - 1156: 00000000 0 FUNC GLOBAL DEFAULT UND XGetErrorText │ │ │ │ - 1157: 00000000 0 FUNC GLOBAL DEFAULT UND dvdnav_audio_stream_format │ │ │ │ - 1158: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_widget_get_sensitive │ │ │ │ - 1159: 00000000 0 FUNC GLOBAL DEFAULT UND __longjmp_chk@GLIBC_2.11 (29) │ │ │ │ - 1160: 00000000 0 FUNC GLOBAL DEFAULT UND cdio_paranoia_overlapset@CDIO_PARANOIA_2 (18) │ │ │ │ - 1161: 00000000 0 FUNC GLOBAL DEFAULT UND pa_threaded_mainloop_wait@PULSE_0 (7) │ │ │ │ - 1162: 00000000 0 FUNC GLOBAL DEFAULT UND mpg123_param2 │ │ │ │ - 1163: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_hw_params_set_period_time_near@ALSA_0.9.0rc4 (19) │ │ │ │ - 1164: 00000000 0 FUNC GLOBAL DEFAULT UND jack_port_register │ │ │ │ - 1165: 00000000 0 FUNC GLOBAL DEFAULT UND av_sha_final@LIBAVUTIL_59 (4) │ │ │ │ - 1166: 00000000 0 FUNC GLOBAL DEFAULT UND pow@GLIBC_2.29 (10) │ │ │ │ - 1167: 00000000 0 FUNC GLOBAL DEFAULT UND alcDestroyContext │ │ │ │ - 1168: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_combo_box_set_active │ │ │ │ - 1169: 00000000 0 FUNC GLOBAL DEFAULT UND sio_onmove │ │ │ │ - 1170: 00000000 0 FUNC GLOBAL DEFAULT UND av_demuxer_iterate@LIBAVFORMAT_61 (13) │ │ │ │ - 1171: 00000000 0 FUNC GLOBAL DEFAULT UND av_sample_fmt_is_planar@LIBAVUTIL_59 (4) │ │ │ │ - 1172: 00000000 0 FUNC GLOBAL DEFAULT UND FT_Load_Glyph │ │ │ │ - 1173: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_hw_params_test_format@ALSA_0.9 (5) │ │ │ │ - 1174: 00000000 0 FUNC GLOBAL DEFAULT UND strchr@GLIBC_2.4 (6) │ │ │ │ - 1175: 00000000 0 FUNC GLOBAL DEFAULT UND ass_set_line_spacing │ │ │ │ - 1176: 00000000 0 FUNC GLOBAL DEFAULT UND FcPatternGetBool │ │ │ │ - 1177: 00000000 0 FUNC GLOBAL DEFAULT UND FT_New_Face │ │ │ │ - 1178: 00000000 0 FUNC GLOBAL DEFAULT UND glGetString │ │ │ │ - 1179: 00000000 0 FUNC GLOBAL DEFAULT UND __sysv_signal@GLIBC_2.4 (6) │ │ │ │ - 1180: 00000000 0 FUNC GLOBAL DEFAULT UND sio_close │ │ │ │ - 1181: 00000000 0 FUNC GLOBAL DEFAULT UND pa_get_library_version@PULSE_0 (7) │ │ │ │ - 1182: 00000000 0 FUNC GLOBAL DEFAULT UND pa_threaded_mainloop_new@PULSE_0 (7) │ │ │ │ - 1183: 00000000 0 FUNC GLOBAL DEFAULT UND pa_threaded_mainloop_stop@PULSE_0 (7) │ │ │ │ - 1184: 00000000 0 FUNC GLOBAL DEFAULT UND avcodec_decode_subtitle2@LIBAVCODEC_61 (21) │ │ │ │ - 1185: 00000000 0 FUNC GLOBAL DEFAULT UND XScreenSaverQueryVersion │ │ │ │ - 1186: 00000000 0 FUNC GLOBAL DEFAULT UND bd_seek_time │ │ │ │ - 1187: 00000000 0 FUNC GLOBAL DEFAULT UND fdopen@GLIBC_2.4 (6) │ │ │ │ - 1188: 00000000 0 FUNC GLOBAL DEFAULT UND __memset_chk@GLIBC_2.4 (6) │ │ │ │ - 1189: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_menu_item_set_right_justified │ │ │ │ - 1190: 00000000 0 FUNC GLOBAL DEFAULT UND glDepthMask │ │ │ │ - 1191: 00000000 0 FUNC GLOBAL DEFAULT UND th_decode_ycbcr_out@libtheoradec_1.0 (26) │ │ │ │ - 1192: 00000000 0 FUNC GLOBAL DEFAULT UND jpeg_start_decompress@LIBJPEG_6.2 (20) │ │ │ │ - 1193: 00000000 0 FUNC GLOBAL DEFAULT UND dvdnav_get_current_nav_pci │ │ │ │ - 1194: 00000000 0 FUNC GLOBAL DEFAULT UND av_expr_eval@LIBAVUTIL_59 (4) │ │ │ │ - 1195: 00000000 0 FUNC GLOBAL DEFAULT UND speex_bits_init │ │ │ │ - 1196: 00000000 0 FUNC GLOBAL DEFAULT UND avcodec_receive_frame@LIBAVCODEC_61 (21) │ │ │ │ - 1197: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_clist_get_selection_info │ │ │ │ - 1198: 00000000 0 FUNC GLOBAL DEFAULT UND free@GLIBC_2.4 (6) │ │ │ │ - 1199: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_WM_SetCaption │ │ │ │ - 1200: 00000000 0 FUNC GLOBAL DEFAULT UND XCreateColormap │ │ │ │ - 1201: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_clist_new │ │ │ │ - 1202: 00000000 0 FUNC GLOBAL DEFAULT UND dvdnav_still_skip │ │ │ │ - 1203: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_status@ALSA_0.9 (5) │ │ │ │ - 1204: 00000000 0 FUNC GLOBAL DEFAULT UND lirc_nextcode │ │ │ │ - 1205: 00000000 0 FUNC GLOBAL DEFAULT UND dvdnav_open │ │ │ │ - 1206: 00000000 0 FUNC GLOBAL DEFAULT UND vorbis_dsp_clear@libvorbisidec.so.1 (22) │ │ │ │ - 1207: 00000000 0 FUNC GLOBAL DEFAULT UND ogg_stream_packetout │ │ │ │ - 1208: 00000000 0 FUNC GLOBAL DEFAULT UND connect@GLIBC_2.4 (6) │ │ │ │ - 1209: 00000000 0 FUNC GLOBAL DEFAULT UND snd_mixer_first_elem@ALSA_0.9 (5) │ │ │ │ - 1210: 00000000 0 FUNC GLOBAL DEFAULT UND bs2b_cross_feed_fbe │ │ │ │ - 1211: 00000000 0 FUNC GLOBAL DEFAULT UND XSetWMIconName │ │ │ │ - 1212: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_clist_set_selection_mode │ │ │ │ - 1213: 00000000 0 FUNC GLOBAL DEFAULT UND eglSwapInterval │ │ │ │ - 1214: 00000000 0 FUNC GLOBAL DEFAULT UND FcNameParse │ │ │ │ - 1215: 00000000 0 FUNC GLOBAL DEFAULT UND avcodec_version@LIBAVCODEC_61 (21) │ │ │ │ - 1216: 00000000 0 FUNC GLOBAL DEFAULT UND EGifPutImageDesc │ │ │ │ - 1217: 00000000 0 FUNC GLOBAL DEFAULT UND snd_mixer_selem_id_set_name@ALSA_0.9 (5) │ │ │ │ - 1218: 00000000 0 FUNC GLOBAL DEFAULT UND ogg_sync_pageout │ │ │ │ - 1219: 00000000 0 FUNC GLOBAL DEFAULT UND sio_open │ │ │ │ - 1220: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_label_set_line_wrap │ │ │ │ - 1221: 00000000 0 FUNC GLOBAL DEFAULT UND inflate │ │ │ │ - 1222: 00000000 0 FUNC GLOBAL DEFAULT UND NeAACDecOpen │ │ │ │ - 1223: 00000000 0 FUNC GLOBAL DEFAULT UND FT_Render_Glyph │ │ │ │ - 1224: 00000000 0 FUNC GLOBAL DEFAULT UND XDestroyWindow │ │ │ │ - 1225: 00000000 0 FUNC GLOBAL DEFAULT UND ass_alloc_event │ │ │ │ - 1226: 00000000 0 FUNC GLOBAL DEFAULT UND XMoveResizeWindow │ │ │ │ - 1227: 00000000 0 FUNC GLOBAL DEFAULT UND XGetWindowAttributes │ │ │ │ - 1228: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_menu_new │ │ │ │ - 1229: 00000000 0 FUNC GLOBAL DEFAULT UND XShmCreateImage │ │ │ │ - 1230: 00000000 0 FUNC GLOBAL DEFAULT UND ass_set_message_cb │ │ │ │ - 1231: 00000000 0 FUNC GLOBAL DEFAULT UND ass_set_aspect_ratio │ │ │ │ - 1232: 00000000 0 FUNC GLOBAL DEFAULT UND XvQueryAdaptors │ │ │ │ - 1233: 00000000 0 FUNC GLOBAL DEFAULT UND get_current_dir_name@GLIBC_2.4 (6) │ │ │ │ - 1234: 00000000 0 FUNC GLOBAL DEFAULT UND ifoClose │ │ │ │ - 1235: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_clist_set_row_height │ │ │ │ - 1236: 00000000 0 FUNC GLOBAL DEFAULT UND cdio_cddap_track_lastsector@CDIO_CDDA_2 (17) │ │ │ │ - 1237: 00000000 0 FUNC GLOBAL DEFAULT UND aa_getevent@AA_1.4 (15) │ │ │ │ - 1238: 00000000 0 FUNC GLOBAL DEFAULT UND dca_samples │ │ │ │ - 1239: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_menu_shell_append │ │ │ │ - 1240: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_label_new │ │ │ │ - 1241: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_icon_theme_get_default │ │ │ │ - 1242: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_widget_get_screen │ │ │ │ - 1243: 00000000 0 FUNC GLOBAL DEFAULT UND g_slist_free │ │ │ │ - 1244: 00000000 0 FUNC GLOBAL DEFAULT UND XPutBackEvent │ │ │ │ - 1245: 00000000 0 FUNC GLOBAL DEFAULT UND alcOpenDevice │ │ │ │ - 1246: 00000000 0 FUNC GLOBAL DEFAULT UND snd_mixer_find_selem@ALSA_0.9 (5) │ │ │ │ - 1247: 00000000 0 FUNC GLOBAL DEFAULT UND av_codec_get_id@LIBAVFORMAT_61 (13) │ │ │ │ - 1248: 00000000 0 FUNC GLOBAL DEFAULT UND alGetSourcei │ │ │ │ - 1249: 00000000 0 FUNC GLOBAL DEFAULT UND cos@GLIBC_2.4 (8) │ │ │ │ - 1250: 00000000 0 FUNC GLOBAL DEFAULT UND speex_bits_destroy │ │ │ │ - 1251: 00000000 0 FUNC GLOBAL DEFAULT UND XUngrabPointer │ │ │ │ - 1252: 00000000 0 FUNC GLOBAL DEFAULT UND getcwd@GLIBC_2.4 (6) │ │ │ │ - 1253: 00000000 0 FUNC GLOBAL DEFAULT UND glTexParameterfv │ │ │ │ - 1254: 00000000 0 FUNC GLOBAL DEFAULT UND __getsockopt64@GLIBC_2.34 (11) │ │ │ │ - 1255: 00000000 0 FUNC GLOBAL DEFAULT UND avformat_find_stream_info@LIBAVFORMAT_61 (13) │ │ │ │ - 1256: 00000000 0 FUNC GLOBAL DEFAULT UND mng_putchunk_fram │ │ │ │ - 1257: 00000000 0 FUNC GLOBAL DEFAULT UND dvdnav_get_title_string │ │ │ │ - 1258: 00000000 0 FUNC GLOBAL DEFAULT UND XChangeProperty │ │ │ │ - 1259: 00000000 0 FUNC GLOBAL DEFAULT UND pa_stream_get_state@PULSE_0 (7) │ │ │ │ - 1260: 00000000 0 FUNC GLOBAL DEFAULT UND av_get_bytes_per_sample@LIBAVUTIL_59 (4) │ │ │ │ - 1261: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_sw_params_sizeof@ALSA_0.9 (5) │ │ │ │ - 1262: 00000000 0 FUNC GLOBAL DEFAULT UND XDGASetViewport │ │ │ │ - 1263: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_hw_params_set_format@ALSA_0.9 (5) │ │ │ │ - 1264: 00000000 0 FUNC GLOBAL DEFAULT UND DPMSQueryExtension │ │ │ │ - 1265: 00000000 0 FUNC GLOBAL DEFAULT UND glTexSubImage2D │ │ │ │ - 1266: 00000000 0 FUNC GLOBAL DEFAULT UND snd_strerror@ALSA_0.9 (5) │ │ │ │ - 1267: 00000000 0 FUNC GLOBAL DEFAULT UND inflateInit_ │ │ │ │ - 1268: 00000000 0 FUNC GLOBAL DEFAULT UND vorbis_synthesis_init@libvorbisidec.so.1 (22) │ │ │ │ - 1269: 00000000 0 FUNC GLOBAL DEFAULT UND snd_mixer_selem_id_get_name@ALSA_0.9 (5) │ │ │ │ - 1270: 00000000 0 FUNC GLOBAL DEFAULT UND bs2b_get_level_feed │ │ │ │ - 1271: 00000000 0 FUNC GLOBAL DEFAULT UND DGifCloseFile │ │ │ │ - 1272: 00000000 0 FUNC GLOBAL DEFAULT UND enca_analyser_alloc │ │ │ │ - 1273: 00000000 0 FUNC GLOBAL DEFAULT UND DGifGetScreenDesc │ │ │ │ - 1274: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_UpperBlit │ │ │ │ - 1275: 00000000 0 FUNC GLOBAL DEFAULT UND sws_convertPalette8ToPacked32@LIBSWSCALE_8 (12) │ │ │ │ - 1276: 00000000 0 FUNC GLOBAL DEFAULT UND AuSetErrorHandler │ │ │ │ - 1277: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_clist_set_row_data_full │ │ │ │ - 1278: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_hw_params_set_rate_resample@ALSA_0.9 (5) │ │ │ │ - 1279: 00000000 0 FUNC GLOBAL DEFAULT UND avio_write@LIBAVFORMAT_61 (13) │ │ │ │ - 1280: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GL_GetProcAddress │ │ │ │ - 1281: 00000000 0 FUNC GLOBAL DEFAULT UND freopen64@GLIBC_2.4 (6) │ │ │ │ - 1282: 00000000 0 FUNC GLOBAL DEFAULT UND DPMSEnable │ │ │ │ - 1283: 00000000 0 FUNC GLOBAL DEFAULT UND tan@GLIBC_2.4 (8) │ │ │ │ - 1284: 00000000 0 FUNC GLOBAL DEFAULT UND XFreeColors │ │ │ │ - 1285: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_hw_params_dump@ALSA_0.9 (5) │ │ │ │ - 1286: 00000000 0 FUNC GLOBAL DEFAULT UND lirc_deinit │ │ │ │ - 1287: 00000000 0 FUNC GLOBAL DEFAULT UND FT_Get_First_Char │ │ │ │ - 1288: 00000000 0 FUNC GLOBAL DEFAULT UND jack_client_open │ │ │ │ - 1289: 00000000 0 FUNC GLOBAL DEFAULT UND snprintf@GLIBC_2.4 (6) │ │ │ │ - 1290: 00000000 0 FUNC GLOBAL DEFAULT UND th_comment_clear@libtheoradec_1.0 (26) │ │ │ │ - 1291: 00000000 0 FUNC GLOBAL DEFAULT UND aa_parseoptions@AA_1.4 (15) │ │ │ │ - 1292: 00000000 0 FUNC GLOBAL DEFAULT UND mng_get_playtime │ │ │ │ - 1293: 00000000 0 FUNC GLOBAL DEFAULT UND XInternAtom │ │ │ │ - 1294: 00000000 0 FUNC GLOBAL DEFAULT UND ogg_sync_wrote │ │ │ │ - 1295: 00000000 0 FUNC GLOBAL DEFAULT UND perror@GLIBC_2.4 (6) │ │ │ │ - 1296: 00000000 0 FUNC GLOBAL DEFAULT UND sws_getContext@LIBSWSCALE_8 (12) │ │ │ │ - 1297: 00000000 0 FUNC GLOBAL DEFAULT UND __strcpy_chk@GLIBC_2.4 (6) │ │ │ │ - 1298: 00000000 0 FUNC GLOBAL DEFAULT UND av_guess_format@LIBAVFORMAT_61 (13) │ │ │ │ - 1299: 00000000 0 FUNC GLOBAL DEFAULT UND bd_get_title_size │ │ │ │ - 1300: 00000000 0 FUNC GLOBAL DEFAULT UND dvdnav_get_next_still_flag │ │ │ │ - 1301: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_QuitSubSystem │ │ │ │ - 1302: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_bin_get_child │ │ │ │ - 1303: 00000000 0 FUNC GLOBAL DEFAULT UND NeAACDecClose │ │ │ │ - 1304: 00000000 0 FUNC GLOBAL DEFAULT UND XvGetPortAttribute │ │ │ │ - 1305: 00000000 0 FUNC GLOBAL DEFAULT UND snd_mixer_selem_get_playback_volume_range@ALSA_0.9 (5) │ │ │ │ - 1306: 00000000 0 FUNC GLOBAL DEFAULT UND __ctype_tolower_loc@GLIBC_2.4 (6) │ │ │ │ - 1307: 00000000 0 FUNC GLOBAL DEFAULT UND mng_display_resume │ │ │ │ - 1308: 00000000 0 FUNC GLOBAL DEFAULT UND xvid_decore │ │ │ │ - 1309: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_hseparator_new │ │ │ │ - 1310: 00000000 0 OBJECT GLOBAL DEFAULT UND __stack_chk_guard@GLIBC_2.4 (30) │ │ │ │ - 1311: 00000000 0 FUNC GLOBAL DEFAULT UND pa_cvolume_avg@PULSE_0 (7) │ │ │ │ - 1312: 00000000 0 FUNC GLOBAL DEFAULT UND strcmp@GLIBC_2.4 (6) │ │ │ │ - 1313: 00000000 0 FUNC GLOBAL DEFAULT UND XF86VidModeGetModeLine │ │ │ │ - 1314: 00000000 0 FUNC GLOBAL DEFAULT UND ass_library_done │ │ │ │ - 1315: 00000000 0 FUNC GLOBAL DEFAULT UND av_probe_input_format2@LIBAVFORMAT_61 (13) │ │ │ │ - 1316: 00000000 0 FUNC GLOBAL DEFAULT UND glDisable │ │ │ │ - 1317: 00000000 0 FUNC GLOBAL DEFAULT UND avcodec_default_get_buffer2@LIBAVCODEC_61 (21) │ │ │ │ - 1318: 00000000 0 FUNC GLOBAL DEFAULT UND __localtime64@GLIBC_2.34 (11) │ │ │ │ - 1319: 00000000 0 FUNC GLOBAL DEFAULT UND g_slist_foreach │ │ │ │ - 1320: 00000000 0 FUNC GLOBAL DEFAULT UND ass_set_font_scale │ │ │ │ - 1321: 00000000 0 FUNC GLOBAL DEFAULT UND XvShmPutImage │ │ │ │ - 1322: 00000000 0 FUNC GLOBAL DEFAULT UND bind_textdomain_codeset@GLIBC_2.4 (6) │ │ │ │ - 1323: 00000000 0 FUNC GLOBAL DEFAULT UND avsubtitle_free@LIBAVCODEC_61 (21) │ │ │ │ - 1324: 00000000 0 FUNC GLOBAL DEFAULT UND DPMSInfo │ │ │ │ - 1325: 00000000 0 FUNC GLOBAL DEFAULT UND getenv@GLIBC_2.4 (6) │ │ │ │ - 1326: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_adjustment_new │ │ │ │ - 1327: 00000000 0 FUNC GLOBAL DEFAULT UND av_malloc@LIBAVUTIL_59 (4) │ │ │ │ - 1328: 00000000 0 FUNC GLOBAL DEFAULT UND gdk_pixbuf_render_pixmap_and_mask_for_colormap │ │ │ │ - 1329: 00000000 0 FUNC GLOBAL DEFAULT UND mng_setcb_closestream │ │ │ │ - 1330: 00000000 0 FUNC GLOBAL DEFAULT UND DVDOpenFile │ │ │ │ - 1331: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_sw_params_set_avail_min@ALSA_0.9 (5) │ │ │ │ - 1332: 00000000 0 FUNC GLOBAL DEFAULT UND pa_context_connect@PULSE_0 (7) │ │ │ │ - 1333: 00000000 0 FUNC GLOBAL DEFAULT UND pa_context_get_state@PULSE_0 (7) │ │ │ │ - 1334: 00000000 0 FUNC GLOBAL DEFAULT UND g_object_unref │ │ │ │ - 1335: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_ctree_node_set_row_data_full │ │ │ │ - 1336: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_hbox_new │ │ │ │ - 1337: 00000000 0 FUNC GLOBAL DEFAULT UND AuSetElementParameters │ │ │ │ - 1338: 00000000 0 FUNC GLOBAL DEFAULT UND g_hash_table_lookup │ │ │ │ - 1339: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_window_new │ │ │ │ - 1340: 00000000 0 FUNC GLOBAL DEFAULT UND DPMSForceLevel │ │ │ │ - 1341: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_clist_column_titles_show │ │ │ │ - 1342: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_misc_set_alignment │ │ │ │ - 1343: 00000000 0 FUNC GLOBAL DEFAULT UND cdio_cddap_track_firstsector@CDIO_CDDA_2 (17) │ │ │ │ - 1344: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GL_SetAttribute │ │ │ │ - 1345: 00000000 0 FUNC GLOBAL DEFAULT UND bd_tell_time │ │ │ │ - 1346: 00000000 0 FUNC GLOBAL DEFAULT UND sws_scale@LIBSWSCALE_8 (12) │ │ │ │ - 1347: 00000000 0 FUNC GLOBAL DEFAULT UND caca_get_dither_algorithm_list │ │ │ │ - 1348: 00000000 0 FUNC GLOBAL DEFAULT UND XMapRaised │ │ │ │ - 1349: 00000000 0 FUNC GLOBAL DEFAULT UND XGetErrorDatabaseText │ │ │ │ - 1350: 00000000 0 FUNC GLOBAL DEFAULT UND ass_process_chunk │ │ │ │ - 1351: 00000000 0 FUNC GLOBAL DEFAULT UND mpeg2_init │ │ │ │ - 1352: 00000000 0 FUNC GLOBAL DEFAULT UND alSource3f │ │ │ │ - 1353: 00000000 0 FUNC GLOBAL DEFAULT UND pp_get_mode_by_name_and_quality@LIBPOSTPROC_58 (23) │ │ │ │ - 1354: 00000000 0 FUNC GLOBAL DEFAULT UND av_fifo_read@LIBAVUTIL_59 (4) │ │ │ │ - 1355: 00000000 0 FUNC GLOBAL DEFAULT UND mpg123_open_feed │ │ │ │ - 1356: 00000000 0 FUNC GLOBAL DEFAULT UND __setsockopt64@GLIBC_2.34 (11) │ │ │ │ - 1357: 00000000 0 FUNC GLOBAL DEFAULT UND bs2b_cross_feed_u32le │ │ │ │ - 1358: 00000000 0 FUNC GLOBAL DEFAULT UND aa_resize@AA_1.4 (15) │ │ │ │ - 1359: 00000000 0 FUNC GLOBAL DEFAULT UND glTexImage2D │ │ │ │ - 1360: 00000000 0 FUNC GLOBAL DEFAULT UND av_strlcpy@LIBAVUTIL_59 (4) │ │ │ │ - 1361: 00000000 0 FUNC GLOBAL DEFAULT UND XResizeWindow │ │ │ │ - 1362: 00000000 0 FUNC GLOBAL DEFAULT UND __globfree64_time64@GLIBC_2.34 (11) │ │ │ │ - 1363: 00000000 0 FUNC GLOBAL DEFAULT UND XStoreColors │ │ │ │ - 1364: 00000000 0 FUNC GLOBAL DEFAULT UND bd_seamless_angle_change │ │ │ │ - 1365: 00000000 0 FUNC GLOBAL DEFAULT UND ass_set_frame_size │ │ │ │ - 1366: 00000000 0 FUNC GLOBAL DEFAULT UND g_slist_find_custom │ │ │ │ - 1367: 00000000 0 FUNC GLOBAL DEFAULT UND mpeg2_parse │ │ │ │ - 1368: 00000000 0 FUNC GLOBAL DEFAULT UND calloc@GLIBC_2.4 (6) │ │ │ │ - 1369: 00000000 0 FUNC GLOBAL DEFAULT UND mad_synth_init │ │ │ │ - 1370: 00000000 0 FUNC GLOBAL DEFAULT UND mpg123_replace_buffer │ │ │ │ - 1371: 00000000 0 FUNC GLOBAL DEFAULT UND snd_mixer_selem_has_playback_switch_joined@ALSA_0.9 (5) │ │ │ │ - 1372: 00000000 0 FUNC GLOBAL DEFAULT UND bs2b_cross_feed_s24be │ │ │ │ - 1373: 00000000 0 FUNC GLOBAL DEFAULT UND enca_get_languages │ │ │ │ - 1374: 00000000 0 FUNC GLOBAL DEFAULT UND realloc@GLIBC_2.4 (6) │ │ │ │ - 1375: 00000000 0 FUNC GLOBAL DEFAULT UND glColor4f │ │ │ │ - 1376: 00000000 0 FUNC GLOBAL DEFAULT UND DGifOpen │ │ │ │ - 1377: 00000000 0 FUNC GLOBAL DEFAULT UND glXDestroyContext │ │ │ │ - 1378: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_container_add │ │ │ │ - 1379: 00000000 0 FUNC GLOBAL DEFAULT UND ungetc@GLIBC_2.4 (6) │ │ │ │ - 1380: 00000000 0 FUNC GLOBAL DEFAULT UND av_write_trailer@LIBAVFORMAT_61 (13) │ │ │ │ - 1381: 00000000 0 FUNC GLOBAL DEFAULT UND pa_context_unref@PULSE_0 (7) │ │ │ │ - 1382: 00000000 0 FUNC GLOBAL DEFAULT UND XCloseDisplay │ │ │ │ - 1383: 00000000 0 FUNC GLOBAL DEFAULT UND shmdt@GLIBC_2.4 (6) │ │ │ │ - 1384: 00000000 0 FUNC GLOBAL DEFAULT UND mng_display │ │ │ │ - 1385: 00000000 0 FUNC GLOBAL DEFAULT UND glLoadMatrixf │ │ │ │ - 1386: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_unlock@GLIBC_2.4 (6) │ │ │ │ - 1387: 00000000 0 FUNC GLOBAL DEFAULT UND gdk_screen_get_width │ │ │ │ - 1388: 00000000 0 FUNC GLOBAL DEFAULT UND ass_set_margins │ │ │ │ - 1389: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_init@GLIBC_2.4 (6) │ │ │ │ - 1390: 00000000 0 FUNC GLOBAL DEFAULT UND cdio_paranoia_free@CDIO_PARANOIA_2 (18) │ │ │ │ - 1391: 00000000 0 FUNC GLOBAL DEFAULT UND ass_renderer_init │ │ │ │ - 1392: 00000000 0 FUNC GLOBAL DEFAULT UND enca_analyser_free │ │ │ │ - 1393: 00000000 0 FUNC GLOBAL DEFAULT UND av_buffer_alloc@LIBAVUTIL_59 (4) │ │ │ │ - 1394: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_box_set_spacing │ │ │ │ - 1395: 00000000 0 FUNC GLOBAL DEFAULT UND navRead_DSI │ │ │ │ - 1396: 00000000 0 FUNC GLOBAL DEFAULT UND cdio_read_mode2_sector@CDIO_19 (24) │ │ │ │ - 1397: 00000000 0 FUNC GLOBAL DEFAULT UND lirc_code2char │ │ │ │ - 1398: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_drop@ALSA_0.9 (5) │ │ │ │ - 1399: 00000000 0 FUNC GLOBAL DEFAULT UND gethostname@GLIBC_2.4 (6) │ │ │ │ - 1400: 00000000 0 FUNC GLOBAL DEFAULT UND strspn@GLIBC_2.4 (6) │ │ │ │ - 1401: 00000000 0 FUNC GLOBAL DEFAULT UND smbc_write@SMBCLIENT_0.1.0 (25) │ │ │ │ - 1402: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_writei@ALSA_0.9 (5) │ │ │ │ - 1403: 00000000 0 FUNC GLOBAL DEFAULT UND av_parser_init@LIBAVCODEC_61 (21) │ │ │ │ - 1404: 00000000 0 FUNC GLOBAL DEFAULT UND memccpy@GLIBC_2.4 (6) │ │ │ │ - 1405: 00000000 0 FUNC GLOBAL DEFAULT UND AuScanForTypedEvent │ │ │ │ - 1406: 00000000 0 FUNC GLOBAL DEFAULT UND dvdnav_get_spu_logical_stream │ │ │ │ - 1407: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_adjustment_set_upper │ │ │ │ - 1408: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_ctree_remove_node │ │ │ │ - 1409: 00000000 0 FUNC GLOBAL DEFAULT UND AuRegisterEventHandler │ │ │ │ - 1410: 00000000 0 FUNC GLOBAL DEFAULT UND jpeg_destroy_compress@LIBJPEG_6.2 (20) │ │ │ │ - 1411: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_main_iteration │ │ │ │ - 1412: 00000000 0 FUNC GLOBAL DEFAULT UND bind@GLIBC_2.4 (6) │ │ │ │ - 1413: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_combo_box_text_append_text │ │ │ │ - 1414: 00000000 0 FUNC GLOBAL DEFAULT UND fribidi_unicode_to_charset │ │ │ │ - 1415: 00000000 0 OBJECT GLOBAL DEFAULT ABS MPLAYER_1 │ │ │ │ - 1416: 001c7010 4 OBJECT GLOBAL DEFAULT 15 _IO_stdin_used@@MPLAYER_1 │ │ │ │ + 214: 00000000 0 FUNC GLOBAL DEFAULT UND bs2b_cross_feed_s8 │ │ │ │ + 215: 00000000 0 FUNC GLOBAL DEFAULT UND av_write_frame@LIBAVFORMAT_61 (13) │ │ │ │ + 216: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetVideoInfo │ │ │ │ + 217: 00000000 0 FUNC GLOBAL DEFAULT UND caca_put_str │ │ │ │ + 218: 00000000 0 FUNC GLOBAL DEFAULT UND FT_Done_Face │ │ │ │ + 219: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_accel_group_new │ │ │ │ + 220: 00000000 0 FUNC GLOBAL DEFAULT UND mpg123_close │ │ │ │ + 221: 00000000 0 FUNC GLOBAL DEFAULT UND mpg123_decode_frame_64 │ │ │ │ + 222: 00000000 0 FUNC GLOBAL DEFAULT UND glGetIntegerv │ │ │ │ + 223: 00000000 0 OBJECT GLOBAL DEFAULT UND av_sha_size@LIBAVUTIL_59 (4) │ │ │ │ + 224: 00000000 0 FUNC GLOBAL DEFAULT UND avio_seek@LIBAVFORMAT_61 (13) │ │ │ │ + 225: 00000000 0 FUNC GLOBAL DEFAULT UND dlopen@GLIBC_2.34 (11) │ │ │ │ + 226: 00000000 0 FUNC GLOBAL DEFAULT UND sqrtf@GLIBC_2.4 (8) │ │ │ │ + 227: 00000000 0 FUNC GLOBAL DEFAULT UND dup@GLIBC_2.4 (6) │ │ │ │ + 228: 00000000 0 FUNC GLOBAL DEFAULT UND ass_renderer_done │ │ │ │ + 229: 00000000 0 FUNC GLOBAL DEFAULT UND snd_asoundlib_version@ALSA_0.9 (5) │ │ │ │ + 230: 00000000 0 FUNC GLOBAL DEFAULT UND alGenBuffers │ │ │ │ + 231: 00000000 0 FUNC GLOBAL DEFAULT UND mad_frame_finish │ │ │ │ + 232: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_editable_set_editable │ │ │ │ + 233: 00000000 0 FUNC GLOBAL DEFAULT UND munmap@GLIBC_2.4 (6) │ │ │ │ + 234: 00000000 0 FUNC GLOBAL DEFAULT UND av_log2@LIBAVUTIL_59 (4) │ │ │ │ + 235: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_UnlockAudio │ │ │ │ + 236: 00000000 0 FUNC GLOBAL DEFAULT UND _setjmp@GLIBC_2.4 (6) │ │ │ │ + 237: 00000000 0 FUNC GLOBAL DEFAULT UND fflush@GLIBC_2.4 (6) │ │ │ │ + 238: 00000000 0 FUNC GLOBAL DEFAULT UND XFree │ │ │ │ + 239: 00000000 0 FUNC GLOBAL DEFAULT UND XNextEvent │ │ │ │ + 240: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_combo_box_text_new_with_entry │ │ │ │ + 241: 00000000 0 FUNC GLOBAL DEFAULT UND mpg123_feed │ │ │ │ + 242: 00000000 0 FUNC GLOBAL DEFAULT UND DVDISOVolumeInfo │ │ │ │ + 243: 00000000 0 FUNC GLOBAL DEFAULT UND __memmove_chk@GLIBC_2.4 (6) │ │ │ │ + 244: 00000000 0 FUNC GLOBAL DEFAULT UND ass_set_hinting │ │ │ │ + 245: 00000000 0 FUNC GLOBAL DEFAULT UND mad_synth_frame │ │ │ │ + 246: 00000000 0 FUNC GLOBAL DEFAULT UND XShapeQueryExtension │ │ │ │ + 247: 00000000 0 FUNC GLOBAL DEFAULT UND XSetWindowBackground │ │ │ │ + 248: 00000000 0 FUNC GLOBAL DEFAULT UND avformat_open_input@LIBAVFORMAT_61 (13) │ │ │ │ + 249: 00000000 0 FUNC GLOBAL DEFAULT UND avcodec_send_packet@LIBAVCODEC_61 (21) │ │ │ │ + 250: 00000000 0 FUNC GLOBAL DEFAULT UND __shmctl64@GLIBC_2.34 (11) │ │ │ │ + 251: 00000000 0 FUNC GLOBAL DEFAULT UND snd_mixer_selem_get_name@ALSA_0.9 (5) │ │ │ │ + 252: 00000000 0 FUNC GLOBAL DEFAULT UND jpeg_std_error@LIBJPEG_6.2 (20) │ │ │ │ + 253: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_format_physical_width@ALSA_0.9 (5) │ │ │ │ + 254: 00000000 0 FUNC GLOBAL DEFAULT UND jpeg_CreateCompress@LIBJPEG_6.2 (20) │ │ │ │ + 255: 00000000 0 FUNC GLOBAL DEFAULT UND XUnmapWindow │ │ │ │ + 256: 00000000 0 FUNC GLOBAL DEFAULT UND pa_cvolume_set@PULSE_0 (7) │ │ │ │ + 257: 00000000 0 FUNC GLOBAL DEFAULT UND __snprintf_chk@GLIBC_2.4 (6) │ │ │ │ + 258: 00000000 0 FUNC GLOBAL DEFAULT UND XWithdrawWindow │ │ │ │ + 259: 00000000 0 FUNC GLOBAL DEFAULT UND a52_dynrng │ │ │ │ + 260: 00000000 0 FUNC GLOBAL DEFAULT UND NeAACDecSetConfiguration │ │ │ │ + 261: 00000000 0 FUNC GLOBAL DEFAULT UND ass_flush_events │ │ │ │ + 262: 00000000 0 FUNC GLOBAL DEFAULT UND sio_nfds │ │ │ │ + 263: 00000000 0 FUNC GLOBAL DEFAULT UND snd_mixer_selem_has_playback_volume@ALSA_0.9 (5) │ │ │ │ + 264: 00000000 0 FUNC GLOBAL DEFAULT UND swr_init@LIBSWRESAMPLE_5 (9) │ │ │ │ + 265: 00000000 0 FUNC GLOBAL DEFAULT UND av_buffer_unref@LIBAVUTIL_59 (4) │ │ │ │ + 266: 00000000 0 FUNC GLOBAL DEFAULT UND FcInit │ │ │ │ + 267: 00000000 0 FUNC GLOBAL DEFAULT UND XF86VidModeGetAllModeLines │ │ │ │ + 268: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_WasInit │ │ │ │ + 269: 00000000 0 FUNC GLOBAL DEFAULT UND gethostbyname2@GLIBC_2.4 (6) │ │ │ │ + 270: 00000000 0 FUNC GLOBAL DEFAULT UND cdio_destroy@CDIO_19 (24) │ │ │ │ + 271: 00000000 0 FUNC GLOBAL DEFAULT UND sio_setpar │ │ │ │ + 272: 00000000 0 FUNC GLOBAL DEFAULT UND EGifPutScreenDesc │ │ │ │ + 273: 00000000 0 FUNC GLOBAL DEFAULT UND NeAACDecDecode │ │ │ │ + 274: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_events_pending │ │ │ │ + 275: 00000000 0 FUNC GLOBAL DEFAULT UND mad_stream_init │ │ │ │ + 276: 00000000 0 FUNC GLOBAL DEFAULT UND glCallLists │ │ │ │ + 277: 00000000 0 FUNC GLOBAL DEFAULT UND srand@GLIBC_2.4 (6) │ │ │ │ + 278: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_sw_params_set_start_threshold@ALSA_0.9 (5) │ │ │ │ + 279: 00000000 0 FUNC GLOBAL DEFAULT UND pa_stream_disconnect@PULSE_0 (7) │ │ │ │ + 280: 00000000 0 FUNC GLOBAL DEFAULT UND png_create_read_struct@PNG16_0 (16) │ │ │ │ + 281: 00000000 0 FUNC GLOBAL DEFAULT UND av_stream_get_side_data@LIBAVFORMAT_61 (13) │ │ │ │ + 282: 00000000 0 FUNC GLOBAL DEFAULT UND jack_get_buffer_size │ │ │ │ + 283: 00000000 0 FUNC GLOBAL DEFAULT UND FT_Done_FreeType │ │ │ │ + 284: 00000000 0 OBJECT GLOBAL DEFAULT UND stderr@GLIBC_2.4 (6) │ │ │ │ + 285: 00000000 0 FUNC GLOBAL DEFAULT UND ass_free_track │ │ │ │ + 286: 00000000 0 FUNC GLOBAL DEFAULT UND eglCreateWindowSurface │ │ │ │ + 287: 00000000 0 FUNC GLOBAL DEFAULT UND smbc_init@SMBCLIENT_0.1.0 (25) │ │ │ │ + 288: 00000000 0 FUNC GLOBAL DEFAULT UND alSourceQueueBuffers │ │ │ │ + 289: 00000000 0 FUNC GLOBAL DEFAULT UND dlclose@GLIBC_2.34 (11) │ │ │ │ + 290: 00000000 0 FUNC GLOBAL DEFAULT UND XSetWMHints │ │ │ │ + 291: 00000000 0 FUNC GLOBAL DEFAULT UND lrintf@GLIBC_2.4 (8) │ │ │ │ + 292: 00000000 0 FUNC GLOBAL DEFAULT UND dvdnav_upper_button_select │ │ │ │ + 293: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_hw_params_set_access@ALSA_0.9 (5) │ │ │ │ + 294: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_table_new │ │ │ │ + 295: 00000000 0 FUNC GLOBAL DEFAULT UND avio_flush@LIBAVFORMAT_61 (13) │ │ │ │ + 296: 00000000 0 FUNC GLOBAL DEFAULT UND XvListImageFormats │ │ │ │ + 297: 00000000 0 FUNC GLOBAL DEFAULT UND av_freep@LIBAVUTIL_59 (4) │ │ │ │ + 298: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_ctree_expand │ │ │ │ + 299: 00000000 0 FUNC GLOBAL DEFAULT UND ass_library_init │ │ │ │ + 300: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_menu_item_new │ │ │ │ + 301: 00000000 0 FUNC GLOBAL DEFAULT UND XMatchVisualInfo │ │ │ │ + 302: 00000000 0 FUNC GLOBAL DEFAULT UND vorbis_synthesis_blockin@libvorbisidec.so.1 (22) │ │ │ │ + 303: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_spin_button_new │ │ │ │ + 304: 00000000 0 FUNC GLOBAL DEFAULT UND bindtextdomain@GLIBC_2.4 (6) │ │ │ │ + 305: 00000000 0 FUNC GLOBAL DEFAULT UND FcPatternGetString │ │ │ │ + 306: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_status_get_trigger_tstamp@ALSA_0.9 (5) │ │ │ │ + 307: 00000000 0 FUNC GLOBAL DEFAULT UND mpg123_new │ │ │ │ + 308: 00000000 0 FUNC GLOBAL DEFAULT UND execl@GLIBC_2.4 (6) │ │ │ │ + 309: 00000000 0 FUNC GLOBAL DEFAULT UND bd_get_title_info │ │ │ │ + 310: 00000000 0 FUNC GLOBAL DEFAULT UND inet_pton@GLIBC_2.4 (6) │ │ │ │ + 311: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_clist_freeze │ │ │ │ + 312: 00000000 0 FUNC GLOBAL DEFAULT UND XCheckTypedWindowEvent │ │ │ │ + 313: 00000000 0 FUNC GLOBAL DEFAULT UND sws_getColorspaceDetails@LIBSWSCALE_8 (12) │ │ │ │ + 314: 00000000 0 FUNC GLOBAL DEFAULT UND AuSetElements │ │ │ │ + 315: 00000000 0 FUNC GLOBAL DEFAULT UND lirc_freeconfig │ │ │ │ + 316: 00000000 0 FUNC GLOBAL DEFAULT UND mpg123_plain_strerror │ │ │ │ + 317: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_create@GLIBC_2.34 (11) │ │ │ │ + 318: 00000000 0 FUNC GLOBAL DEFAULT UND alSourceUnqueueBuffers │ │ │ │ + 319: 00000000 0 FUNC GLOBAL DEFAULT UND dvdnav_spu_stream_to_lang │ │ │ │ + 320: 00000000 0 FUNC GLOBAL DEFAULT UND lseek64@GLIBC_2.4 (6) │ │ │ │ + 321: 00000000 0 FUNC GLOBAL DEFAULT UND caca_dither_bitmap │ │ │ │ + 322: 00000000 0 FUNC GLOBAL DEFAULT UND XDGASetMode │ │ │ │ + 323: 00000000 0 FUNC GLOBAL DEFAULT UND XvCreateImage │ │ │ │ + 324: 00000000 0 FUNC GLOBAL DEFAULT UND strrchr@GLIBC_2.4 (6) │ │ │ │ + 325: 00000000 0 FUNC GLOBAL DEFAULT UND ogg_sync_buffer │ │ │ │ + 326: 00000000 0 FUNC GLOBAL DEFAULT UND dvdnav_close │ │ │ │ + 327: 00000000 0 FUNC GLOBAL DEFAULT UND sws_scaleVec@LIBSWSCALE_8 (12) │ │ │ │ + 328: 00000000 0 FUNC GLOBAL DEFAULT UND g_strdup │ │ │ │ + 329: 00000000 0 FUNC GLOBAL DEFAULT UND av_packet_free@LIBAVCODEC_61 (21) │ │ │ │ + 330: 00000000 0 FUNC GLOBAL DEFAULT UND recvfrom@GLIBC_2.4 (6) │ │ │ │ + 331: 00000000 0 FUNC GLOBAL DEFAULT UND fgetc@GLIBC_2.4 (6) │ │ │ │ + 332: 00000000 0 FUNC GLOBAL DEFAULT UND cdio_cddap_speed_set@CDIO_CDDA_2 (17) │ │ │ │ + 333: 00000000 0 FUNC GLOBAL DEFAULT UND alcGetContextsDevice │ │ │ │ + 334: 00000000 0 FUNC GLOBAL DEFAULT UND pa_stream_set_state_callback@PULSE_0 (7) │ │ │ │ + 335: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_adjustment_value_changed │ │ │ │ + 336: 00000000 0 FUNC GLOBAL DEFAULT UND jpeg_read_header@LIBJPEG_6.2 (20) │ │ │ │ + 337: 00000000 0 FUNC GLOBAL DEFAULT UND mng_setcb_processheader │ │ │ │ + 338: 00000000 0 FUNC GLOBAL DEFAULT UND readdir64@GLIBC_2.4 (6) │ │ │ │ + 339: 00000000 0 FUNC GLOBAL DEFAULT UND aa_hidecursor@AA_1.4 (15) │ │ │ │ + 340: 00000000 0 FUNC GLOBAL DEFAULT UND caca_create_dither │ │ │ │ + 341: 00000000 0 FUNC GLOBAL DEFAULT UND g_malloc │ │ │ │ + 342: 00000000 0 FUNC GLOBAL DEFAULT UND __glob64_time64@GLIBC_2.34 (11) │ │ │ │ + 343: 00000000 0 FUNC GLOBAL DEFAULT UND smbc_open@SMBCLIENT_0.1.0 (25) │ │ │ │ + 344: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_widget_set_sensitive │ │ │ │ + 345: 00000000 0 FUNC GLOBAL DEFAULT UND msync@GLIBC_2.4 (6) │ │ │ │ + 346: 00000000 0 FUNC GLOBAL DEFAULT UND dvdnav_get_current_highlight │ │ │ │ + 347: 00000000 0 FUNC GLOBAL DEFAULT UND aa_render@AA_1.4 (15) │ │ │ │ + 348: 00000000 0 FUNC GLOBAL DEFAULT UND mng_get_userdata │ │ │ │ + 349: 00000000 0 FUNC GLOBAL DEFAULT UND dca_syncinfo │ │ │ │ + 350: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_EnableKeyRepeat │ │ │ │ + 351: 00000000 0 FUNC GLOBAL DEFAULT UND NeAACDecInit │ │ │ │ + 352: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_ctree_set_line_style │ │ │ │ + 353: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_resume@ALSA_0.9 (5) │ │ │ │ + 354: 00000000 0 FUNC GLOBAL DEFAULT UND mng_read │ │ │ │ + 355: 00000000 0 FUNC GLOBAL DEFAULT UND open64@GLIBC_2.4 (6) │ │ │ │ + 356: 00000000 0 FUNC GLOBAL DEFAULT UND __libc_start_main@GLIBC_2.34 (11) │ │ │ │ + 357: 00000000 0 FUNC GLOBAL DEFAULT UND mng_initialize │ │ │ │ + 358: 00000000 0 FUNC GLOBAL DEFAULT UND avcodec_send_frame@LIBAVCODEC_61 (21) │ │ │ │ + 359: 00000000 0 FUNC GLOBAL DEFAULT UND jpeg_finish_decompress@LIBJPEG_6.2 (20) │ │ │ │ + 360: 00000000 0 FUNC GLOBAL DEFAULT UND dvdnav_menu_call │ │ │ │ + 361: 00000000 0 FUNC GLOBAL DEFAULT UND caca_set_dither_antialias │ │ │ │ + 362: 00000000 0 FUNC GLOBAL DEFAULT UND pa_context_errno@PULSE_0 (7) │ │ │ │ + 363: 00000000 0 FUNC GLOBAL DEFAULT UND XFreeGC │ │ │ │ + 364: 00000000 0 FUNC GLOBAL DEFAULT UND eglQueryString │ │ │ │ + 365: 00000000 0 FUNC GLOBAL DEFAULT UND caca_set_dither_charset │ │ │ │ + 366: 00000000 0 FUNC GLOBAL DEFAULT UND XvGrabPort │ │ │ │ + 367: 00000000 0 OBJECT GLOBAL DEFAULT UND speex_uwb_mode │ │ │ │ + 368: 00000000 0 FUNC GLOBAL DEFAULT UND dvdnav_mouse_activate │ │ │ │ + 369: 00000000 0 FUNC GLOBAL DEFAULT UND pa_stream_connect_playback@PULSE_0 (7) │ │ │ │ + 370: 00000000 0 FUNC GLOBAL DEFAULT UND av_packet_free_side_data@LIBAVCODEC_61 (21) │ │ │ │ + 371: 00000000 0 FUNC GLOBAL DEFAULT UND av_pix_fmt_count_planes@LIBAVUTIL_59 (4) │ │ │ │ + 372: 00000000 0 FUNC GLOBAL DEFAULT UND inet_ntop@GLIBC_2.4 (6) │ │ │ │ + 373: 00000000 0 FUNC GLOBAL DEFAULT UND jpeg_write_scanlines@LIBJPEG_6.2 (20) │ │ │ │ + 374: 00000000 0 FUNC GLOBAL DEFAULT UND bs2b_set_level_fcut │ │ │ │ + 375: 00000000 0 FUNC GLOBAL DEFAULT UND avcodec_configuration@LIBAVCODEC_61 (21) │ │ │ │ + 376: 00000000 0 FUNC GLOBAL DEFAULT UND mng_putchunk_defi │ │ │ │ + 377: 00000000 0 FUNC GLOBAL DEFAULT UND alGetListenerf │ │ │ │ + 378: 00000000 0 FUNC GLOBAL DEFAULT UND sio_write │ │ │ │ + 379: 00000000 0 FUNC GLOBAL DEFAULT UND pa_threaded_mainloop_signal@PULSE_0 (7) │ │ │ │ + 380: 00000000 0 FUNC GLOBAL DEFAULT UND mad_stream_buffer │ │ │ │ + 381: 00000000 0 FUNC GLOBAL DEFAULT UND glClearDepth │ │ │ │ + 382: 00000000 0 FUNC GLOBAL DEFAULT UND mad_frame_decode │ │ │ │ + 383: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_close@ALSA_0.9 (5) │ │ │ │ + 384: 00000000 0 FUNC GLOBAL DEFAULT UND XShmAttach │ │ │ │ + 385: 00000000 0 FUNC GLOBAL DEFAULT UND bs2b_cross_feed_u8 │ │ │ │ + 386: 00000000 0 FUNC GLOBAL DEFAULT UND FT_Init_FreeType │ │ │ │ + 387: 00000000 0 FUNC GLOBAL DEFAULT UND aa_close@AA_1.4 (15) │ │ │ │ + 388: 00000000 0 FUNC GLOBAL DEFAULT UND XmbSetWMProperties │ │ │ │ + 389: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_sw_params_dump@ALSA_0.9 (5) │ │ │ │ + 390: 00000000 0 FUNC GLOBAL DEFAULT UND __fcntl_time64@GLIBC_2.34 (11) │ │ │ │ + 391: 00000000 0 FUNC GLOBAL DEFAULT UND bd_read │ │ │ │ + 392: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_sw_params_set_sleep_min@ALSA_0.9 (5) │ │ │ │ + 393: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_widget_destroy │ │ │ │ + 394: 00000000 0 FUNC GLOBAL DEFAULT UND av_div_q@LIBAVUTIL_59 (4) │ │ │ │ + 395: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_misc_set_padding │ │ │ │ + 396: 00000000 0 FUNC GLOBAL DEFAULT UND bd_close │ │ │ │ + 397: 00000000 0 FUNC GLOBAL DEFAULT UND av_packet_alloc@LIBAVCODEC_61 (21) │ │ │ │ + 398: 00000000 0 FUNC GLOBAL DEFAULT UND log10@GLIBC_2.4 (8) │ │ │ │ + 399: 00000000 0 FUNC GLOBAL DEFAULT UND gdk_pixmap_create_from_xpm_d │ │ │ │ + 400: 00000000 0 FUNC GLOBAL DEFAULT UND XDisplayName │ │ │ │ + 401: 00000000 0 FUNC GLOBAL DEFAULT UND av_opt_set_int@LIBAVUTIL_59 (4) │ │ │ │ + 402: 00000000 0 FUNC GLOBAL DEFAULT UND XineramaIsActive │ │ │ │ + 403: 00000000 0 FUNC GLOBAL DEFAULT UND png_get_io_ptr@PNG16_0 (16) │ │ │ │ + 404: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_sw_params@ALSA_0.9 (5) │ │ │ │ + 405: 00000000 0 FUNC GLOBAL DEFAULT UND snd_mixer_selem_set_playback_volume@ALSA_0.9 (5) │ │ │ │ + 406: 00000000 0 FUNC GLOBAL DEFAULT UND glTexEnvi │ │ │ │ + 407: 00000000 0 FUNC GLOBAL DEFAULT UND png_read_info@PNG16_0 (16) │ │ │ │ + 408: 00000000 0 FUNC GLOBAL DEFAULT UND send@GLIBC_2.4 (6) │ │ │ │ + 409: 00000000 0 FUNC GLOBAL DEFAULT UND eglGetProcAddress │ │ │ │ + 410: 00000000 0 FUNC GLOBAL DEFAULT UND avformat_get_riff_audio_tags@LIBAVFORMAT_61 (13) │ │ │ │ + 411: 00000000 0 FUNC GLOBAL DEFAULT UND sws_convertPalette8ToPacked24@LIBSWSCALE_8 (12) │ │ │ │ + 412: 00000000 0 FUNC GLOBAL DEFAULT UND __ctype_b_loc@GLIBC_2.4 (6) │ │ │ │ + 413: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_FreeYUVOverlay │ │ │ │ + 414: 00000000 0 FUNC GLOBAL DEFAULT UND fclose@GLIBC_2.4 (6) │ │ │ │ + 415: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_hw_params_sizeof@ALSA_0.9 (5) │ │ │ │ + 416: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_window_add_accel_group │ │ │ │ + 417: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_CloseAudio │ │ │ │ + 418: 00000000 0 FUNC GLOBAL DEFAULT UND speex_decode_int │ │ │ │ + 419: 00000000 0 FUNC GLOBAL DEFAULT UND png_get_PLTE@PNG16_0 (16) │ │ │ │ + 420: 00000000 0 FUNC GLOBAL DEFAULT UND snd_output_close@ALSA_0.9 (5) │ │ │ │ + 421: 00000000 0 FUNC GLOBAL DEFAULT UND eglGetConfigAttrib │ │ │ │ + 422: 00000000 0 FUNC GLOBAL DEFAULT UND fribidi_charset_to_unicode │ │ │ │ + 423: 00000000 0 FUNC GLOBAL DEFAULT UND XvQueryPortAttributes │ │ │ │ + 424: 00000000 0 FUNC GLOBAL DEFAULT UND ass_set_use_margins │ │ │ │ + 425: 00000000 0 FUNC GLOBAL DEFAULT UND ogg_stream_reset │ │ │ │ + 426: 00000000 0 FUNC GLOBAL DEFAULT UND tgetent@NCURSES6_TINFO_5.0.19991023 (3) │ │ │ │ + 427: 00000000 0 FUNC GLOBAL DEFAULT UND pa_stream_writable_size@PULSE_0 (7) │ │ │ │ + 428: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_notebook_get_nth_page │ │ │ │ + 429: 00000000 0 FUNC GLOBAL DEFAULT UND fputc@GLIBC_2.4 (6) │ │ │ │ + 430: 00000000 0 FUNC GLOBAL DEFAULT UND av_codec_get_tag@LIBAVFORMAT_61 (13) │ │ │ │ + 431: 00000000 0 FUNC GLOBAL DEFAULT UND glColorMask │ │ │ │ + 432: 00000000 0 FUNC GLOBAL DEFAULT UND iconv@GLIBC_2.4 (6) │ │ │ │ + 433: 00000000 0 FUNC GLOBAL DEFAULT UND avformat_network_init@LIBAVFORMAT_61 (13) │ │ │ │ + 434: 00000000 0 FUNC GLOBAL DEFAULT UND bs2b_cross_feed_u24be │ │ │ │ + 435: 00000000 0 FUNC GLOBAL DEFAULT UND av_expr_parse@LIBAVUTIL_59 (4) │ │ │ │ + 436: 00000000 0 FUNC GLOBAL DEFAULT UND lirc_init │ │ │ │ + 437: 00000000 0 FUNC GLOBAL DEFAULT UND AuOpenServer │ │ │ │ + 438: 00000000 0 FUNC GLOBAL DEFAULT UND FT_Get_Char_Index │ │ │ │ + 439: 00000000 0 FUNC GLOBAL DEFAULT UND g_hash_table_new_full │ │ │ │ + 440: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_PauseAudio │ │ │ │ + 441: 00000000 0 FUNC GLOBAL DEFAULT UND dvdnav_set_PGC_positioning_flag │ │ │ │ + 442: 00000000 0 FUNC GLOBAL DEFAULT UND vorbis_packet_blocksize@libvorbisidec.so.1 (22) │ │ │ │ + 443: 00000000 0 FUNC GLOBAL DEFAULT UND DVDClose │ │ │ │ + 444: 00000000 0 FUNC GLOBAL DEFAULT UND fseek@GLIBC_2.4 (6) │ │ │ │ + 445: 00000000 0 FUNC GLOBAL DEFAULT UND lirc_readconfig │ │ │ │ + 446: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_ListModes │ │ │ │ + 447: 00000000 0 FUNC GLOBAL DEFAULT UND alListenerfv │ │ │ │ + 448: 00000000 0 FUNC GLOBAL DEFAULT UND av_sha_update@LIBAVUTIL_59 (4) │ │ │ │ + 449: 00000000 0 FUNC GLOBAL DEFAULT UND a52_free │ │ │ │ + 450: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_clist_clear │ │ │ │ + 451: 00000000 0 FUNC GLOBAL DEFAULT UND FT_Get_Kerning │ │ │ │ + 452: 00000000 0 FUNC GLOBAL DEFAULT UND bs2b_cross_feed_s24le │ │ │ │ + 453: 00000000 0 FUNC GLOBAL DEFAULT UND g_filename_from_utf8 │ │ │ │ + 454: 00000000 0 FUNC GLOBAL DEFAULT UND XSetTransientForHint │ │ │ │ + 455: 00000000 0 FUNC GLOBAL DEFAULT UND glGenTextures │ │ │ │ + 456: 00000000 0 OBJECT GLOBAL DEFAULT UND speex_nb_mode │ │ │ │ + 457: 00000000 0 FUNC GLOBAL DEFAULT UND speex_decode_stereo_int │ │ │ │ + 458: 00000000 0 FUNC GLOBAL DEFAULT UND __stat64_time64@GLIBC_2.34 (11) │ │ │ │ + 459: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_table_attach │ │ │ │ + 460: 00000000 0 FUNC GLOBAL DEFAULT UND eglGetError │ │ │ │ + 461: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_check_menu_item_new │ │ │ │ + 462: 00000000 0 NOTYPE WEAK DEFAULT UND __gmon_start__ │ │ │ │ + 463: 00000000 0 FUNC GLOBAL DEFAULT UND alcGetIntegerv │ │ │ │ + 464: 00000000 0 FUNC GLOBAL DEFAULT UND pa_bytes_per_second@PULSE_0 (7) │ │ │ │ + 465: 00000000 0 FUNC GLOBAL DEFAULT UND th_decode_free@libtheoradec_1.0 (26) │ │ │ │ + 466: 00000000 0 FUNC GLOBAL DEFAULT UND speex_decoder_destroy │ │ │ │ + 467: 00000000 0 FUNC GLOBAL DEFAULT UND vorbis_block_init@libvorbisidec.so.1 (22) │ │ │ │ + 468: 00000000 0 FUNC GLOBAL DEFAULT UND XSetWMNormalHints │ │ │ │ + 469: 00000000 0 FUNC GLOBAL DEFAULT UND _exit@GLIBC_2.4 (6) │ │ │ │ + 470: 00000000 0 FUNC GLOBAL DEFAULT UND cdio_paranoia_init@CDIO_PARANOIA_2 (18) │ │ │ │ + 471: 00000000 0 FUNC GLOBAL DEFAULT UND sin@GLIBC_2.4 (8) │ │ │ │ + 472: 00000000 0 FUNC GLOBAL DEFAULT UND tcsetattr@GLIBC_2.4 (6) │ │ │ │ + 473: 00000000 0 FUNC GLOBAL DEFAULT UND th_decode_headerin@libtheoradec_1.0 (26) │ │ │ │ + 474: 00000000 0 FUNC GLOBAL DEFAULT UND mng_cleanup │ │ │ │ + 475: 00000000 0 FUNC GLOBAL DEFAULT UND bs2b_cross_feed_u16le │ │ │ │ + 476: 00000000 0 FUNC GLOBAL DEFAULT UND alGenSources │ │ │ │ + 477: 00000000 0 FUNC GLOBAL DEFAULT UND smbc_lseek@SMBCLIENT_0.1.0 (25) │ │ │ │ + 478: 00000000 0 FUNC GLOBAL DEFAULT UND snd_mixer_selem_id_set_index@ALSA_0.9 (5) │ │ │ │ + 479: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_hw_params@ALSA_0.9 (5) │ │ │ │ + 480: 00000000 0 FUNC GLOBAL DEFAULT UND gdk_colormap_get_system │ │ │ │ + 481: 00000000 0 FUNC GLOBAL DEFAULT UND bs2b_cross_feed_s32le │ │ │ │ + 482: 00000000 0 FUNC GLOBAL DEFAULT UND fribidi_set_reorder_nsm │ │ │ │ + 483: 00000000 0 FUNC GLOBAL DEFAULT UND __fdelt_chk@GLIBC_2.15 (27) │ │ │ │ + 484: 00000000 0 FUNC GLOBAL DEFAULT UND tgetstr@NCURSES6_TINFO_5.0.19991023 (3) │ │ │ │ + 485: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_button_set_image │ │ │ │ + 486: 00000000 0 FUNC GLOBAL DEFAULT UND XSetClassHint │ │ │ │ + 487: 00000000 0 FUNC GLOBAL DEFAULT UND bs2b_cross_feed_u16be │ │ │ │ + 488: 00000000 0 FUNC GLOBAL DEFAULT UND snd_mixer_selem_id_sizeof@ALSA_0.9 (5) │ │ │ │ + 489: 00000000 0 FUNC GLOBAL DEFAULT UND iconv_close@GLIBC_2.4 (6) │ │ │ │ + 490: 00000000 0 FUNC GLOBAL DEFAULT UND g_signal_handler_unblock │ │ │ │ + 491: 00000000 0 FUNC GLOBAL DEFAULT UND XSetInputFocus │ │ │ │ + 492: 00000000 0 FUNC GLOBAL DEFAULT UND pa_threaded_mainloop_start@PULSE_0 (7) │ │ │ │ + 493: 00000000 0 FUNC GLOBAL DEFAULT UND av_packet_new_side_data@LIBAVCODEC_61 (21) │ │ │ │ + 494: 00000000 0 FUNC GLOBAL DEFAULT UND aa_getfirst@AA_1.4 (15) │ │ │ │ + 495: 00000000 0 FUNC GLOBAL DEFAULT UND gdk_pixbuf_get_pixels │ │ │ │ + 496: 00000000 0 FUNC GLOBAL DEFAULT UND memcpy@GLIBC_2.4 (6) │ │ │ │ + 497: 00000000 0 FUNC GLOBAL DEFAULT UND iconv_open@GLIBC_2.4 (6) │ │ │ │ + 498: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_format_description@ALSA_0.9 (5) │ │ │ │ + 499: 00000000 0 FUNC GLOBAL DEFAULT UND aa_flush@AA_1.4 (15) │ │ │ │ + 500: 00000000 0 FUNC GLOBAL DEFAULT UND __select64@GLIBC_2.34 (11) │ │ │ │ + 501: 00000000 0 FUNC GLOBAL DEFAULT UND caca_get_dither_color_list │ │ │ │ + 502: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_radio_button_get_group │ │ │ │ + 503: 00000000 0 FUNC GLOBAL DEFAULT UND dvdnav_button_activate │ │ │ │ + 504: 00000000 0 FUNC GLOBAL DEFAULT UND snd_mixer_open@ALSA_0.9 (5) │ │ │ │ + 505: 00000000 0 FUNC GLOBAL DEFAULT UND XStoreName │ │ │ │ + 506: 00000000 0 FUNC GLOBAL DEFAULT UND FT_Done_Glyph │ │ │ │ + 507: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_ctree_node_nth │ │ │ │ + 508: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_notebook_new │ │ │ │ + 509: 00000000 0 FUNC GLOBAL DEFAULT UND ogg_sync_clear │ │ │ │ + 510: 00000000 0 FUNC GLOBAL DEFAULT UND cdio_paranoia_modeset@CDIO_PARANOIA_2 (18) │ │ │ │ + 511: 00000000 0 FUNC GLOBAL DEFAULT UND aa_printf@AA_1.4 (15) │ │ │ │ + 512: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_disable_setlocale │ │ │ │ + 513: 00000000 0 FUNC GLOBAL DEFAULT UND avcodec_default_get_format@LIBAVCODEC_61 (21) │ │ │ │ + 514: 00000000 0 FUNC GLOBAL DEFAULT UND av_gcd@LIBAVUTIL_59 (4) │ │ │ │ + 515: 00000000 0 FUNC GLOBAL DEFAULT UND fribidi_parse_charset │ │ │ │ + 516: 00000000 0 FUNC GLOBAL DEFAULT UND mng_write │ │ │ │ + 517: 00000000 0 FUNC GLOBAL DEFAULT UND XShmDetach │ │ │ │ + 518: 00000000 0 FUNC GLOBAL DEFAULT UND speex_decoder_init │ │ │ │ + 519: 00000000 0 FUNC GLOBAL DEFAULT UND caca_get_canvas_width │ │ │ │ + 520: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_clist_set_column_auto_resize │ │ │ │ + 521: 00000000 0 FUNC GLOBAL DEFAULT UND glTexCoord2f │ │ │ │ + 522: 00000000 0 FUNC GLOBAL DEFAULT UND strcpy@GLIBC_2.4 (6) │ │ │ │ + 523: 00000000 0 FUNC GLOBAL DEFAULT UND XSetBackground │ │ │ │ + 524: 00000000 0 FUNC GLOBAL DEFAULT UND snd_mixer_selem_id_get_index@ALSA_0.9 (5) │ │ │ │ + 525: 00000000 0 FUNC GLOBAL DEFAULT UND av_frame_unref@LIBAVUTIL_59 (4) │ │ │ │ + 526: 00000000 0 FUNC GLOBAL DEFAULT UND XSetErrorHandler │ │ │ │ + 527: 00000000 0 FUNC GLOBAL DEFAULT UND XGetWMNormalHints │ │ │ │ + 528: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_adjustment_get_value │ │ │ │ + 529: 00000000 0 FUNC GLOBAL DEFAULT UND XInstallColormap │ │ │ │ + 530: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_hw_params_set_rate_near@ALSA_0.9.0rc4 (19) │ │ │ │ + 531: 00000000 0 FUNC GLOBAL DEFAULT UND fork@GLIBC_2.4 (6) │ │ │ │ + 532: 00000000 0 FUNC GLOBAL DEFAULT UND av_rescale_q@LIBAVUTIL_59 (4) │ │ │ │ + 533: 00000000 0 FUNC GLOBAL DEFAULT UND XShmPutImage │ │ │ │ + 534: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_LockAudio │ │ │ │ + 535: 00000000 0 FUNC GLOBAL DEFAULT UND putc@GLIBC_2.4 (6) │ │ │ │ + 536: 00000000 0 FUNC GLOBAL DEFAULT UND XvSetPortAttribute │ │ │ │ + 537: 00000000 0 FUNC GLOBAL DEFAULT UND XResetScreenSaver │ │ │ │ + 538: 00000000 0 FUNC GLOBAL DEFAULT UND system@GLIBC_2.4 (6) │ │ │ │ + 539: 00000000 0 FUNC GLOBAL DEFAULT UND __lstat64_time64@GLIBC_2.34 (11) │ │ │ │ + 540: 00000000 0 FUNC GLOBAL DEFAULT UND snd_mixer_selem_register@ALSA_0.9 (5) │ │ │ │ + 541: 00000000 0 FUNC GLOBAL DEFAULT UND alcGetError │ │ │ │ + 542: 00000000 0 FUNC GLOBAL DEFAULT UND dvdnav_right_button_select │ │ │ │ + 543: 00000000 0 FUNC GLOBAL DEFAULT UND DGifGetExtension │ │ │ │ + 544: 00000000 0 FUNC GLOBAL DEFAULT UND dvdnav_get_video_aspect │ │ │ │ + 545: 00000000 0 FUNC GLOBAL DEFAULT UND __gettimeofday64@GLIBC_2.34 (11) │ │ │ │ + 546: 00000000 0 FUNC GLOBAL DEFAULT UND AuGetErrorText │ │ │ │ + 547: 00000000 0 FUNC GLOBAL DEFAULT UND glDrawBuffer │ │ │ │ + 548: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_destroy@GLIBC_2.4 (6) │ │ │ │ + 549: 00000000 0 FUNC GLOBAL DEFAULT UND XDGAQueryModes │ │ │ │ + 550: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_status_dump@ALSA_0.9 (5) │ │ │ │ + 551: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_start@ALSA_0.9 (5) │ │ │ │ + 552: 00000000 0 FUNC GLOBAL DEFAULT UND dvdnav_get_current_time │ │ │ │ + 553: 00000000 0 FUNC GLOBAL DEFAULT UND alSourcePausev │ │ │ │ + 554: 00000000 0 FUNC GLOBAL DEFAULT UND g_strconcat │ │ │ │ + 555: 00000000 0 FUNC GLOBAL DEFAULT UND av_opt_set@LIBAVUTIL_59 (4) │ │ │ │ + 556: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_readi@ALSA_0.9 (5) │ │ │ │ + 557: 00000000 0 FUNC GLOBAL DEFAULT UND XSetStandardProperties │ │ │ │ + 558: 00000000 0 FUNC GLOBAL DEFAULT UND caca_get_event │ │ │ │ + 559: 00000000 0 FUNC GLOBAL DEFAULT UND bd_open │ │ │ │ + 560: 00000000 0 FUNC GLOBAL DEFAULT UND mng_putchunk_ihdr │ │ │ │ + 561: 00000000 0 FUNC GLOBAL DEFAULT UND GifQuantizeBuffer │ │ │ │ + 562: 00000000 0 FUNC GLOBAL DEFAULT UND XFreeCursor │ │ │ │ + 563: 00000000 0 FUNC GLOBAL DEFAULT UND g_utf8_prev_char │ │ │ │ + 564: 00000000 0 FUNC GLOBAL DEFAULT UND mng_putchunk_term │ │ │ │ + 565: 00000000 0 FUNC GLOBAL DEFAULT UND caca_create_display │ │ │ │ + 566: 00000000 0 FUNC GLOBAL DEFAULT UND bs2b_cross_feed_s16le │ │ │ │ + 567: 00000000 0 FUNC GLOBAL DEFAULT UND pa_context_get_sink_input_info@PULSE_0 (7) │ │ │ │ + 568: 00000000 0 FUNC GLOBAL DEFAULT UND avformat_free_context@LIBAVFORMAT_61 (13) │ │ │ │ + 569: 00000000 0 FUNC GLOBAL DEFAULT UND EGifPutExtensionLeader │ │ │ │ + 570: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_clist_set_column_widget │ │ │ │ + 571: 00000000 0 FUNC GLOBAL DEFAULT UND pa_stream_set_write_callback@PULSE_0 (7) │ │ │ │ + 572: 00000000 0 FUNC GLOBAL DEFAULT UND alcMakeContextCurrent │ │ │ │ + 573: 00000000 0 FUNC GLOBAL DEFAULT UND av_base64_encode@LIBAVUTIL_59 (4) │ │ │ │ + 574: 00000000 0 FUNC GLOBAL DEFAULT UND av_sha_init@LIBAVUTIL_59 (4) │ │ │ │ + 575: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_ShowCursor │ │ │ │ + 576: 00000000 0 FUNC GLOBAL DEFAULT UND eglDestroySurface │ │ │ │ + 577: 00000000 0 FUNC GLOBAL DEFAULT UND mpg123_id3 │ │ │ │ + 578: 00000000 0 FUNC GLOBAL DEFAULT UND th_info_clear@libtheoradec_1.0 (26) │ │ │ │ + 579: 00000000 0 FUNC GLOBAL DEFAULT UND smbc_read@SMBCLIENT_0.1.0 (25) │ │ │ │ + 580: 00000000 0 FUNC GLOBAL DEFAULT UND caca_free_display │ │ │ │ + 581: 00000000 0 FUNC GLOBAL DEFAULT UND vorbis_info_clear@libvorbisidec.so.1 (22) │ │ │ │ + 582: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_text_buffer_insert │ │ │ │ + 583: 00000000 0 FUNC GLOBAL DEFAULT UND dca_block │ │ │ │ + 584: 00000000 0 FUNC GLOBAL DEFAULT UND strtof@GLIBC_2.4 (6) │ │ │ │ + 585: 00000000 0 FUNC GLOBAL DEFAULT UND AuCloseServer │ │ │ │ + 586: 00000000 0 FUNC GLOBAL DEFAULT UND aa_autoinitkbd@AA_1.4 (15) │ │ │ │ + 587: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_CreateRGBSurface │ │ │ │ + 588: 00000000 0 FUNC GLOBAL DEFAULT UND XFillRectangle │ │ │ │ + 589: 00000000 0 FUNC GLOBAL DEFAULT UND glGetTexLevelParameteriv │ │ │ │ + 590: 00000000 0 FUNC GLOBAL DEFAULT UND av_display_rotation_get@LIBAVUTIL_59 (4) │ │ │ │ + 591: 00000000 0 FUNC GLOBAL DEFAULT UND dvdnav_get_angle_info │ │ │ │ + 592: 00000000 0 FUNC GLOBAL DEFAULT UND sprintf@GLIBC_2.4 (6) │ │ │ │ + 593: 00000000 0 FUNC GLOBAL DEFAULT UND dvdnav_audio_stream_channels │ │ │ │ + 594: 00000000 0 FUNC GLOBAL DEFAULT UND setlocale@GLIBC_2.4 (6) │ │ │ │ + 595: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_scale_set_draw_value │ │ │ │ + 596: 00000000 0 FUNC GLOBAL DEFAULT UND ass_step_sub │ │ │ │ + 597: 00000000 0 FUNC GLOBAL DEFAULT UND mng_putchunk_mhdr │ │ │ │ + 598: 00000000 0 FUNC GLOBAL DEFAULT UND av_packet_get_side_data@LIBAVCODEC_61 (21) │ │ │ │ + 599: 00000000 0 FUNC GLOBAL DEFAULT UND XvShmCreateImage │ │ │ │ + 600: 00000000 0 FUNC GLOBAL DEFAULT UND NeAACDecGetErrorMessage │ │ │ │ + 601: 00000000 0 FUNC GLOBAL DEFAULT UND avcodec_flush_buffers@LIBAVCODEC_61 (21) │ │ │ │ + 602: 00000000 0 FUNC GLOBAL DEFAULT UND ass_set_extract_fonts │ │ │ │ + 603: 00000000 0 FUNC GLOBAL DEFAULT UND gethostbyname@GLIBC_2.4 (6) │ │ │ │ + 604: 00000000 0 FUNC GLOBAL DEFAULT UND jpeg_start_compress@LIBJPEG_6.2 (20) │ │ │ │ + 605: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_nonblock@ALSA_0.9 (5) │ │ │ │ + 606: 00000000 0 FUNC GLOBAL DEFAULT UND XGetWindowProperty │ │ │ │ + 607: 00000000 0 FUNC GLOBAL DEFAULT UND av_dict_count@LIBAVUTIL_59 (4) │ │ │ │ + 608: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_hw_params_get_buffer_size@ALSA_0.9.0rc4 (19) │ │ │ │ + 609: 00000000 0 FUNC GLOBAL DEFAULT UND g_hash_table_insert │ │ │ │ + 610: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_ctree_find_by_row_data │ │ │ │ + 611: 00000000 0 FUNC GLOBAL DEFAULT UND ass_clear_fonts │ │ │ │ + 612: 00000000 0 FUNC GLOBAL DEFAULT UND __fstat64_time64@GLIBC_2.34 (11) │ │ │ │ + 613: 00000000 0 FUNC GLOBAL DEFAULT UND caca_get_dither_antialias_list │ │ │ │ + 614: 00000000 0 FUNC GLOBAL DEFAULT UND DGifGetLine │ │ │ │ + 615: 00000000 0 FUNC GLOBAL DEFAULT UND av_buffer_ref@LIBAVUTIL_59 (4) │ │ │ │ + 616: 00000000 0 FUNC GLOBAL DEFAULT UND alcCreateContext │ │ │ │ + 617: 00000000 0 FUNC GLOBAL DEFAULT UND g_type_check_instance_is_a │ │ │ │ + 618: 00000000 0 FUNC GLOBAL DEFAULT UND __printf_chk@GLIBC_2.4 (6) │ │ │ │ + 619: 00000000 0 FUNC GLOBAL DEFAULT UND ogg_sync_pageseek │ │ │ │ + 620: 00000000 0 FUNC GLOBAL DEFAULT UND FcConfigSubstitute │ │ │ │ + 621: 00000000 0 FUNC GLOBAL DEFAULT UND XDeleteProperty │ │ │ │ + 622: 00000000 0 FUNC GLOBAL DEFAULT UND GifMakeMapObject │ │ │ │ + 623: 00000000 0 FUNC GLOBAL DEFAULT UND XF86VidModeLockModeSwitch │ │ │ │ + 624: 00000000 0 FUNC GLOBAL DEFAULT UND XGetSelectionOwner │ │ │ │ + 625: 00000000 0 FUNC GLOBAL DEFAULT UND pa_stream_cork@PULSE_0 (7) │ │ │ │ + 626: 00000000 0 FUNC GLOBAL DEFAULT UND XSendEvent │ │ │ │ + 627: 00000000 0 FUNC GLOBAL DEFAULT UND sysinfo@GLIBC_2.4 (6) │ │ │ │ + 628: 00000000 0 FUNC GLOBAL DEFAULT UND XSelectInput │ │ │ │ + 629: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_text_view_set_editable │ │ │ │ + 630: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_spin_button_set_numeric │ │ │ │ + 631: 00000000 0 FUNC GLOBAL DEFAULT UND png_create_info_struct@PNG16_0 (16) │ │ │ │ + 632: 00000000 0 FUNC GLOBAL DEFAULT UND ass_set_storage_size │ │ │ │ + 633: 00000000 0 FUNC GLOBAL DEFAULT UND speex_decoder_ctl │ │ │ │ + 634: 00000000 0 FUNC GLOBAL DEFAULT UND snd_mixer_selem_set_playback_switch@ALSA_0.9 (5) │ │ │ │ + 635: 00000000 0 FUNC GLOBAL DEFAULT UND XConvertSelection │ │ │ │ + 636: 00000000 0 FUNC GLOBAL DEFAULT UND aa_recommendlow@AA_1.4 (15) │ │ │ │ + 637: 00000000 0 FUNC GLOBAL DEFAULT UND dvdnav_get_position │ │ │ │ + 638: 00000000 0 FUNC GLOBAL DEFAULT UND strtol@GLIBC_2.4 (6) │ │ │ │ + 639: 00000000 0 FUNC GLOBAL DEFAULT UND fsync@GLIBC_2.4 (6) │ │ │ │ + 640: 00000000 0 FUNC GLOBAL DEFAULT UND DGifGetImageDesc │ │ │ │ + 641: 00000000 0 FUNC GLOBAL DEFAULT UND waitpid@GLIBC_2.4 (6) │ │ │ │ + 642: 00000000 0 FUNC GLOBAL DEFAULT UND pa_stream_get_latency@PULSE_0 (7) │ │ │ │ + 643: 00000000 0 FUNC GLOBAL DEFAULT UND speex_packet_to_header │ │ │ │ + 644: 00000000 0 FUNC GLOBAL DEFAULT UND enca_analyse_const │ │ │ │ + 645: 00000000 0 FUNC GLOBAL DEFAULT UND png_set_strip_16@PNG16_0 (16) │ │ │ │ + 646: 00000000 0 FUNC GLOBAL DEFAULT UND smbc_close@SMBCLIENT_0.1.0 (25) │ │ │ │ + 647: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GL_SwapBuffers │ │ │ │ + 648: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_prepare@ALSA_0.9 (5) │ │ │ │ + 649: 00000000 0 FUNC GLOBAL DEFAULT UND pa_stream_write@PULSE_0 (7) │ │ │ │ + 650: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_widget_show │ │ │ │ + 651: 00000000 0 FUNC GLOBAL DEFAULT UND avformat_alloc_context@LIBAVFORMAT_61 (13) │ │ │ │ + 652: 00000000 0 FUNC GLOBAL DEFAULT UND exit@GLIBC_2.4 (6) │ │ │ │ + 653: 00000000 0 FUNC GLOBAL DEFAULT UND av_init_packet@LIBAVCODEC_61 (21) │ │ │ │ + 654: 00000000 0 FUNC GLOBAL DEFAULT UND FT_Set_Pixel_Sizes │ │ │ │ + 655: 00000000 0 FUNC GLOBAL DEFAULT UND EGifPutComment │ │ │ │ + 656: 00000000 0 FUNC GLOBAL DEFAULT UND av_dict_free@LIBAVUTIL_59 (4) │ │ │ │ + 657: 00000000 0 FUNC GLOBAL DEFAULT UND th_setup_free@libtheoradec_1.0 (26) │ │ │ │ + 658: 00000000 0 FUNC GLOBAL DEFAULT UND avcodec_free_context@LIBAVCODEC_61 (21) │ │ │ │ + 659: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_PollEvent │ │ │ │ + 660: 00000000 0 FUNC GLOBAL DEFAULT UND __ctype_toupper_loc@GLIBC_2.4 (6) │ │ │ │ + 661: 00000000 0 FUNC GLOBAL DEFAULT UND XPending │ │ │ │ + 662: 00000000 0 FUNC GLOBAL DEFAULT UND avformat_new_stream@LIBAVFORMAT_61 (13) │ │ │ │ + 663: 00000000 0 FUNC GLOBAL DEFAULT UND av_fast_malloc@LIBAVUTIL_59 (4) │ │ │ │ + 664: 00000000 0 FUNC GLOBAL DEFAULT UND mng_setcb_getcanvasline │ │ │ │ + 665: 00000000 0 FUNC GLOBAL DEFAULT UND g_slist_prepend │ │ │ │ + 666: 00000000 0 FUNC GLOBAL DEFAULT UND EGifOpenFileName │ │ │ │ + 667: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_hw_params_set_periods_near@ALSA_0.9.0rc4 (19) │ │ │ │ + 668: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_clist_column_title_passive │ │ │ │ + 669: 00000000 0 FUNC GLOBAL DEFAULT UND XVisualIDFromVisual │ │ │ │ + 670: 00000000 0 FUNC GLOBAL DEFAULT UND aa_recommendhi@AA_1.4 (15) │ │ │ │ + 671: 00000000 0 FUNC GLOBAL DEFAULT UND DVDOpen │ │ │ │ + 672: 00000000 0 OBJECT GLOBAL DEFAULT UND g_utf8_skip │ │ │ │ + 673: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_UpdateRect │ │ │ │ + 674: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_vscale_new │ │ │ │ + 675: 00000000 0 FUNC GLOBAL DEFAULT UND pp_get_context@LIBPOSTPROC_58 (23) │ │ │ │ + 676: 00000000 0 FUNC GLOBAL DEFAULT UND dup2@GLIBC_2.4 (6) │ │ │ │ + 677: 00000000 0 FUNC GLOBAL DEFAULT UND XGrabPointer │ │ │ │ + 678: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_scrolled_window_get_type │ │ │ │ + 679: 00000000 0 FUNC GLOBAL DEFAULT UND NeAACDecInit2 │ │ │ │ + 680: 00000000 0 FUNC GLOBAL DEFAULT UND av_opt_set_chlayout@LIBAVUTIL_59 (4) │ │ │ │ + 681: 00000000 0 FUNC GLOBAL DEFAULT UND inflateEnd │ │ │ │ + 682: 00000000 0 FUNC GLOBAL DEFAULT UND eglInitialize │ │ │ │ + 683: 00000000 0 FUNC GLOBAL DEFAULT UND g_signal_handler_block │ │ │ │ + 684: 00000000 0 FUNC GLOBAL DEFAULT UND recv@GLIBC_2.4 (6) │ │ │ │ + 685: 00000000 0 FUNC GLOBAL DEFAULT UND gdk_x11_display_get_xdisplay │ │ │ │ + 686: 00000000 0 FUNC GLOBAL DEFAULT UND sio_initpar │ │ │ │ + 687: 00000000 0 FUNC GLOBAL DEFAULT UND read@GLIBC_2.4 (6) │ │ │ │ + 688: 00000000 0 FUNC GLOBAL DEFAULT UND cdio_get_track_lsn@CDIO_19 (24) │ │ │ │ + 689: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_status_sizeof@ALSA_0.9 (5) │ │ │ │ + 690: 00000000 0 FUNC GLOBAL DEFAULT UND strtok@GLIBC_2.4 (6) │ │ │ │ + 691: 00000000 0 FUNC GLOBAL DEFAULT UND usleep@GLIBC_2.4 (6) │ │ │ │ + 692: 00000000 0 FUNC GLOBAL DEFAULT UND glBindTexture │ │ │ │ + 693: 00000000 0 FUNC GLOBAL DEFAULT UND EGifPutExtensionTrailer │ │ │ │ + 694: 00000000 0 FUNC GLOBAL DEFAULT UND sws_init_context@LIBSWSCALE_8 (12) │ │ │ │ + 695: 00000000 0 FUNC GLOBAL DEFAULT UND nl_langinfo@GLIBC_2.4 (6) │ │ │ │ + 696: 00000000 0 FUNC GLOBAL DEFAULT UND glColorMaterial │ │ │ │ + 697: 00000000 0 FUNC GLOBAL DEFAULT UND vorbis_block_clear@libvorbisidec.so.1 (22) │ │ │ │ + 698: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_notebook_set_current_page │ │ │ │ + 699: 00000000 0 FUNC GLOBAL DEFAULT UND mpeg2_skip │ │ │ │ + 700: 00000000 0 FUNC GLOBAL DEFAULT UND dvdnav_err_to_string │ │ │ │ + 701: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_widget_grab_focus │ │ │ │ + 702: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_container_set_border_width │ │ │ │ + 703: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_Init │ │ │ │ + 704: 00000000 0 FUNC GLOBAL DEFAULT UND FT_Select_Charmap │ │ │ │ + 705: 00000000 0 FUNC GLOBAL DEFAULT UND strcoll@GLIBC_2.4 (6) │ │ │ │ + 706: 00000000 0 FUNC GLOBAL DEFAULT UND alSourcePlayv │ │ │ │ + 707: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_adjustment_set_value │ │ │ │ + 708: 00000000 0 FUNC GLOBAL DEFAULT UND pa_context_new@PULSE_0 (7) │ │ │ │ + 709: 00000000 0 FUNC GLOBAL DEFAULT UND ftell@GLIBC_2.4 (6) │ │ │ │ + 710: 00000000 0 FUNC GLOBAL DEFAULT UND ifoOpen │ │ │ │ + 711: 00000000 0 FUNC GLOBAL DEFAULT UND glXMakeCurrent │ │ │ │ + 712: 00000000 0 FUNC GLOBAL DEFAULT UND aa_resizehandler@AA_1.4 (15) │ │ │ │ + 713: 00000000 0 FUNC GLOBAL DEFAULT UND fopen64@GLIBC_2.4 (6) │ │ │ │ + 714: 00000000 0 FUNC GLOBAL DEFAULT UND XF86VidModeSwitchToMode │ │ │ │ + 715: 00000000 0 FUNC GLOBAL DEFAULT UND pa_operation_get_state@PULSE_0 (7) │ │ │ │ + 716: 00000000 0 FUNC GLOBAL DEFAULT UND fwrite@GLIBC_2.4 (6) │ │ │ │ + 717: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_button_new_with_label │ │ │ │ + 718: 00000000 0 OBJECT GLOBAL DEFAULT UND aa_defparams@AA_1.4 (15) │ │ │ │ + 719: 00000000 0 FUNC GLOBAL DEFAULT UND mpeg2_buffer │ │ │ │ + 720: 00000000 0 FUNC GLOBAL DEFAULT UND glDeleteLists │ │ │ │ + 721: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_dump@ALSA_0.9 (5) │ │ │ │ + 722: 00000000 0 FUNC GLOBAL DEFAULT UND pa_stream_drain@PULSE_0 (7) │ │ │ │ + 723: 00000000 0 FUNC GLOBAL DEFAULT UND XGetVisualInfo │ │ │ │ + 724: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_clist_get_row_data │ │ │ │ + 725: 00000000 0 FUNC GLOBAL DEFAULT UND XvQueryExtension │ │ │ │ + 726: 00000000 0 FUNC GLOBAL DEFAULT UND __isoc99_sscanf@GLIBC_2.7 (14) │ │ │ │ + 727: 00000000 0 FUNC GLOBAL DEFAULT UND XGrabKeyboard │ │ │ │ + 728: 00000000 0 FUNC GLOBAL DEFAULT UND dca_free │ │ │ │ + 729: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_VideoDriverName │ │ │ │ + 730: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_forward@ALSA_0.9.0rc8 (28) │ │ │ │ + 731: 00000000 0 FUNC GLOBAL DEFAULT UND XCreatePixmapCursor │ │ │ │ + 732: 00000000 0 FUNC GLOBAL DEFAULT UND XSetForeground │ │ │ │ + 733: 00000000 0 FUNC GLOBAL DEFAULT UND glClearColor │ │ │ │ + 734: 00000000 0 FUNC GLOBAL DEFAULT UND avio_alloc_context@LIBAVFORMAT_61 (13) │ │ │ │ + 735: 00000000 0 FUNC GLOBAL DEFAULT UND ass_set_style_overrides │ │ │ │ + 736: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_widget_hide │ │ │ │ + 737: 00000000 0 FUNC GLOBAL DEFAULT UND av_buffer_create@LIBAVUTIL_59 (4) │ │ │ │ + 738: 00000000 0 FUNC GLOBAL DEFAULT UND cdio_cddap_disc_firstsector@CDIO_CDDA_2 (17) │ │ │ │ + 739: 00000000 0 FUNC GLOBAL DEFAULT UND dvdnav_part_play │ │ │ │ + 740: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_scale_get_digits │ │ │ │ + 741: 00000000 0 FUNC GLOBAL DEFAULT UND XineramaQueryScreens │ │ │ │ + 742: 00000000 0 FUNC GLOBAL DEFAULT UND av_log_set_level@LIBAVUTIL_59 (4) │ │ │ │ + 743: 00000000 0 FUNC GLOBAL DEFAULT UND dvdnav_describe_title_chapters │ │ │ │ + 744: 00000000 0 FUNC GLOBAL DEFAULT UND write@GLIBC_2.4 (6) │ │ │ │ + 745: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_clist_column_titles_hide │ │ │ │ + 746: 00000000 0 FUNC GLOBAL DEFAULT UND dvdnav_time_search │ │ │ │ + 747: 00000000 0 FUNC GLOBAL DEFAULT UND caca_get_canvas_height │ │ │ │ + 748: 00000000 0 FUNC GLOBAL DEFAULT UND XRaiseWindow │ │ │ │ + 749: 00000000 0 FUNC GLOBAL DEFAULT UND vorbis_info_init@libvorbisidec.so.1 (22) │ │ │ │ + 750: 00000000 0 FUNC GLOBAL DEFAULT UND XAllocWMHints │ │ │ │ + 751: 00000000 0 FUNC GLOBAL DEFAULT UND XCreateWindow │ │ │ │ + 752: 00000000 0 FUNC GLOBAL DEFAULT UND opendir@GLIBC_2.4 (6) │ │ │ │ + 753: 00000000 0 FUNC GLOBAL DEFAULT UND gdk_x11_drawable_get_xid │ │ │ │ + 754: 00000000 0 FUNC GLOBAL DEFAULT UND mng_setcb_writedata │ │ │ │ + 755: 00000000 0 FUNC GLOBAL DEFAULT UND bs2b_set_level │ │ │ │ + 756: 00000000 0 FUNC GLOBAL DEFAULT UND XDGAOpenFramebuffer │ │ │ │ + 757: 00000000 0 FUNC GLOBAL DEFAULT UND XShmQueryVersion │ │ │ │ + 758: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_spin_button_set_value │ │ │ │ + 759: 00000000 0 FUNC GLOBAL DEFAULT UND g_filename_display_name │ │ │ │ + 760: 00000000 0 FUNC GLOBAL DEFAULT UND mng_create │ │ │ │ + 761: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_hw_params_set_channels@ALSA_0.9 (5) │ │ │ │ + 762: 00000000 0 FUNC GLOBAL DEFAULT UND inet_aton@GLIBC_2.4 (6) │ │ │ │ + 763: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_box_pack_start │ │ │ │ + 764: 00000000 0 FUNC GLOBAL DEFAULT UND qsort@GLIBC_2.4 (6) │ │ │ │ + 765: 00000000 0 FUNC GLOBAL DEFAULT UND jpeg_finish_compress@LIBJPEG_6.2 (20) │ │ │ │ + 766: 00000000 0 FUNC GLOBAL DEFAULT UND jpeg_destroy_decompress@LIBJPEG_6.2 (20) │ │ │ │ + 767: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_window_set_title │ │ │ │ + 768: 00000000 0 FUNC GLOBAL DEFAULT UND glEndList │ │ │ │ + 769: 00000000 0 FUNC GLOBAL DEFAULT UND DVDCloseFile │ │ │ │ + 770: 00000000 0 FUNC GLOBAL DEFAULT UND snd_mixer_attach@ALSA_0.9 (5) │ │ │ │ + 771: 00000000 0 FUNC GLOBAL DEFAULT UND glFlush │ │ │ │ + 772: 00000000 0 FUNC GLOBAL DEFAULT UND DGifGetExtensionNext │ │ │ │ + 773: 00000000 0 FUNC GLOBAL DEFAULT UND avcodec_find_encoder_by_name@LIBAVCODEC_61 (21) │ │ │ │ + 774: 00000000 0 FUNC GLOBAL DEFAULT UND snd_mixer_elem_next@ALSA_0.9 (5) │ │ │ │ + 775: 00000000 0 FUNC GLOBAL DEFAULT UND glDepthFunc │ │ │ │ + 776: 00000000 0 FUNC GLOBAL DEFAULT UND sqrt@GLIBC_2.4 (8) │ │ │ │ + 777: 00000000 0 FUNC GLOBAL DEFAULT UND avformat_get_riff_video_tags@LIBAVFORMAT_61 (13) │ │ │ │ + 778: 00000000 0 FUNC GLOBAL DEFAULT UND mpeg2_close │ │ │ │ + 779: 00000000 0 FUNC GLOBAL DEFAULT UND av_packet_unref@LIBAVCODEC_61 (21) │ │ │ │ + 780: 00000000 0 FUNC GLOBAL DEFAULT UND ogg_stream_clear │ │ │ │ + 781: 00000000 0 FUNC GLOBAL DEFAULT UND a52_init │ │ │ │ + 782: 00000000 0 FUNC GLOBAL DEFAULT UND swr_free@LIBSWRESAMPLE_5 (9) │ │ │ │ + 783: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_scrolled_window_set_policy │ │ │ │ + 784: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_button_box_set_child_size │ │ │ │ + 785: 00000000 0 FUNC GLOBAL DEFAULT UND __assert_fail@GLIBC_2.4 (6) │ │ │ │ + 786: 00000000 0 FUNC GLOBAL DEFAULT UND alSourcefv │ │ │ │ + 787: 00000000 0 FUNC GLOBAL DEFAULT UND strtoul@GLIBC_2.4 (6) │ │ │ │ + 788: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_join@GLIBC_2.34 (11) │ │ │ │ + 789: 00000000 0 FUNC GLOBAL DEFAULT UND pa_context_disconnect@PULSE_0 (7) │ │ │ │ + 790: 00000000 0 FUNC GLOBAL DEFAULT UND strerror@GLIBC_2.4 (6) │ │ │ │ + 791: 00000000 0 FUNC GLOBAL DEFAULT UND snd_mixer_load@ALSA_0.9 (5) │ │ │ │ + 792: 00000000 0 FUNC GLOBAL DEFAULT UND av_lzo1x_decode@LIBAVUTIL_59 (4) │ │ │ │ + 793: 00000000 0 FUNC GLOBAL DEFAULT UND FT_Set_Charmap │ │ │ │ + 794: 00000000 0 FUNC GLOBAL DEFAULT UND ogg_page_serialno │ │ │ │ + 795: 00000000 0 FUNC GLOBAL DEFAULT UND XvPutImage │ │ │ │ + 796: 00000000 0 FUNC GLOBAL DEFAULT UND pa_threaded_mainloop_get_api@PULSE_0 (7) │ │ │ │ + 797: 00000000 0 FUNC GLOBAL DEFAULT UND XCreateBitmapFromData │ │ │ │ + 798: 00000000 0 FUNC GLOBAL DEFAULT UND dlerror@GLIBC_2.34 (11) │ │ │ │ + 799: 00000000 0 FUNC GLOBAL DEFAULT UND fribidi_log2vis │ │ │ │ + 800: 00000000 0 FUNC GLOBAL DEFAULT UND XClearWindow │ │ │ │ + 801: 00000000 0 FUNC GLOBAL DEFAULT UND __isoc99_vsscanf@GLIBC_2.7 (14) │ │ │ │ + 802: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_button_new │ │ │ │ + 803: 00000000 0 FUNC GLOBAL DEFAULT UND mng_display_reset │ │ │ │ + 804: 00000000 0 FUNC GLOBAL DEFAULT UND DGifGetRecordType │ │ │ │ + 805: 00000000 0 FUNC GLOBAL DEFAULT UND png_destroy_read_struct@PNG16_0 (16) │ │ │ │ + 806: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_list_store_clear │ │ │ │ + 807: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_label_set_justify │ │ │ │ + 808: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_main_iteration_do │ │ │ │ + 809: 00000000 0 FUNC GLOBAL DEFAULT UND __errno_location@GLIBC_2.4 (6) │ │ │ │ + 810: 00000000 0 FUNC GLOBAL DEFAULT UND dca_frame │ │ │ │ + 811: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_clist_append │ │ │ │ + 812: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_window_set_modal │ │ │ │ + 813: 00000000 0 FUNC GLOBAL DEFAULT UND jack_set_process_callback │ │ │ │ + 814: 00000000 0 FUNC GLOBAL DEFAULT UND vdp_device_create_x11 │ │ │ │ + 815: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_window_get_position │ │ │ │ + 816: 00000000 0 FUNC GLOBAL DEFAULT UND AuStopFlow │ │ │ │ + 817: 00000000 0 FUNC GLOBAL DEFAULT UND mng_setcb_gettickcount │ │ │ │ + 818: 00000000 0 FUNC GLOBAL DEFAULT UND avio_size@LIBAVFORMAT_61 (13) │ │ │ │ + 819: 00000000 0 FUNC GLOBAL DEFAULT UND __time64@GLIBC_2.34 (11) │ │ │ │ + 820: 00000000 0 FUNC GLOBAL DEFAULT UND glViewport │ │ │ │ + 821: 00000000 0 FUNC GLOBAL DEFAULT UND FT_Get_Glyph │ │ │ │ + 822: 00000000 0 FUNC GLOBAL DEFAULT UND ass_new_track │ │ │ │ + 823: 00000000 0 FUNC GLOBAL DEFAULT UND pa_stream_flush@PULSE_0 (7) │ │ │ │ + 824: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_hw_params_any@ALSA_0.9 (5) │ │ │ │ + 825: 00000000 0 FUNC GLOBAL DEFAULT UND mng_setcb_settimer │ │ │ │ + 826: 00000000 0 FUNC GLOBAL DEFAULT UND feof@GLIBC_2.4 (6) │ │ │ │ + 827: 00000000 0 FUNC GLOBAL DEFAULT UND g_str_equal │ │ │ │ + 828: 00000000 0 FUNC GLOBAL DEFAULT UND pa_context_set_state_callback@PULSE_0 (7) │ │ │ │ + 829: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_hbutton_box_new │ │ │ │ + 830: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_lock@GLIBC_2.4 (6) │ │ │ │ + 831: 00000000 0 FUNC GLOBAL DEFAULT UND XScreenSaverSuspend │ │ │ │ + 832: 00000000 0 FUNC GLOBAL DEFAULT UND XScreenSaverQueryExtension │ │ │ │ + 833: 00000000 0 FUNC GLOBAL DEFAULT UND ogg_sync_reset │ │ │ │ + 834: 00000000 0 FUNC GLOBAL DEFAULT UND XAllocNamedColor │ │ │ │ + 835: 00000000 0 FUNC GLOBAL DEFAULT UND __strncpy_chk@GLIBC_2.4 (6) │ │ │ │ + 836: 00000000 0 FUNC GLOBAL DEFAULT UND fribidi_remove_bidi_marks │ │ │ │ + 837: 00000000 0 FUNC GLOBAL DEFAULT UND pipe@GLIBC_2.4 (6) │ │ │ │ + 838: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetVideoMode │ │ │ │ + 839: 00000000 0 FUNC GLOBAL DEFAULT UND XLookupString │ │ │ │ + 840: 00000000 0 FUNC GLOBAL DEFAULT UND sws_getGaussianVec@LIBSWSCALE_8 (12) │ │ │ │ + 841: 00000000 0 FUNC GLOBAL DEFAULT UND cdio_get_track_sec_count@CDIO_19 (24) │ │ │ │ + 842: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_CreateYUVOverlay │ │ │ │ + 843: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_hw_params_get_period_size@ALSA_0.9.0rc4 (19) │ │ │ │ + 844: 00000000 0 FUNC GLOBAL DEFAULT UND XChangeWindowAttributes │ │ │ │ + 845: 00000000 0 FUNC GLOBAL DEFAULT UND glVertex2f │ │ │ │ + 846: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_window_set_geometry_hints │ │ │ │ + 847: 00000000 0 FUNC GLOBAL DEFAULT UND g_object_set_data_full │ │ │ │ + 848: 00000000 0 FUNC GLOBAL DEFAULT UND g_slist_append │ │ │ │ + 849: 00000000 0 FUNC GLOBAL DEFAULT UND ogg_stream_init │ │ │ │ + 850: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_clist_get_type │ │ │ │ + 851: 00000000 0 FUNC GLOBAL DEFAULT UND av_parser_close@LIBAVCODEC_61 (21) │ │ │ │ + 852: 00000000 0 FUNC GLOBAL DEFAULT UND pa_channel_map_init_auto@PULSE_0 (7) │ │ │ │ + 853: 00000000 0 FUNC GLOBAL DEFAULT UND strncpy@GLIBC_2.4 (6) │ │ │ │ + 854: 00000000 0 FUNC GLOBAL DEFAULT UND glEnable │ │ │ │ + 855: 00000000 0 FUNC GLOBAL DEFAULT UND glTexParameterf │ │ │ │ + 856: 00000000 0 FUNC GLOBAL DEFAULT UND av_frame_alloc@LIBAVUTIL_59 (4) │ │ │ │ + 857: 00000000 0 FUNC GLOBAL DEFAULT UND memmove@GLIBC_2.4 (6) │ │ │ │ + 858: 00000000 0 FUNC GLOBAL DEFAULT UND XShmQueryExtension │ │ │ │ + 859: 00000000 0 FUNC GLOBAL DEFAULT UND jack_port_get_total_latency │ │ │ │ + 860: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_spin_button_get_value_as_int │ │ │ │ + 861: 00000000 0 FUNC GLOBAL DEFAULT UND FT_Load_Char │ │ │ │ + 862: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_button_clicked │ │ │ │ + 863: 00000000 0 FUNC GLOBAL DEFAULT UND ass_set_fonts │ │ │ │ + 864: 00000000 0 FUNC GLOBAL DEFAULT UND strsep@GLIBC_2.4 (6) │ │ │ │ + 865: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_frame_set_shadow_type │ │ │ │ + 866: 00000000 0 FUNC GLOBAL DEFAULT UND mpg123_getformat │ │ │ │ + 867: 00000000 0 FUNC GLOBAL DEFAULT UND bd_get_titles │ │ │ │ + 868: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_hw_params_set_buffer_time_near@ALSA_0.9.0rc4 (19) │ │ │ │ + 869: 00000000 0 FUNC GLOBAL DEFAULT UND av_strndup@LIBAVUTIL_59 (4) │ │ │ │ + 870: 00000000 0 FUNC GLOBAL DEFAULT UND access@GLIBC_2.4 (6) │ │ │ │ + 871: 00000000 0 FUNC GLOBAL DEFAULT UND cdio_cddap_identify@CDIO_CDDA_2 (17) │ │ │ │ + 872: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_widget_realize │ │ │ │ + 873: 00000000 0 FUNC GLOBAL DEFAULT UND pa_strerror@PULSE_0 (7) │ │ │ │ + 874: 00000000 0 FUNC GLOBAL DEFAULT UND eglChooseConfig │ │ │ │ + 875: 00000000 0 FUNC GLOBAL DEFAULT UND XDefineCursor │ │ │ │ + 876: 00000000 0 OBJECT GLOBAL DEFAULT UND pp_help@LIBPOSTPROC_58 (23) │ │ │ │ + 877: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_sw_params_set_stop_threshold@ALSA_0.9 (5) │ │ │ │ + 878: 00000000 0 FUNC GLOBAL DEFAULT UND snd_mixer_selem_get_playback_switch@ALSA_0.9 (5) │ │ │ │ + 879: 00000000 0 FUNC GLOBAL DEFAULT UND ass_add_font │ │ │ │ + 880: 00000000 0 FUNC GLOBAL DEFAULT UND av_strlcat@LIBAVUTIL_59 (4) │ │ │ │ + 881: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_delay@ALSA_0.9 (5) │ │ │ │ + 882: 00000000 0 FUNC GLOBAL DEFAULT UND mng_putchunk_idat │ │ │ │ + 883: 00000000 0 FUNC GLOBAL DEFAULT UND av_log@LIBAVUTIL_59 (4) │ │ │ │ + 884: 00000000 0 FUNC GLOBAL DEFAULT UND raise@GLIBC_2.4 (6) │ │ │ │ + 885: 00000000 0 FUNC GLOBAL DEFAULT UND vorbis_comment_init@libvorbisidec.so.1 (22) │ │ │ │ + 886: 00000000 0 FUNC GLOBAL DEFAULT UND gdk_pixbuf_get_colorspace │ │ │ │ + 887: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_table_set_col_spacings │ │ │ │ + 888: 00000000 0 FUNC GLOBAL DEFAULT UND pa_threaded_mainloop_lock@PULSE_0 (7) │ │ │ │ + 889: 00000000 0 FUNC GLOBAL DEFAULT UND caca_set_display_title │ │ │ │ + 890: 00000000 0 FUNC GLOBAL DEFAULT UND XDGACloseFramebuffer │ │ │ │ + 891: 00000000 0 FUNC GLOBAL DEFAULT UND cdio_get_last_track_num@CDIO_19 (24) │ │ │ │ + 892: 00000000 0 FUNC GLOBAL DEFAULT UND mpg123_exit │ │ │ │ + 893: 00000000 0 FUNC GLOBAL DEFAULT UND a52_syncinfo │ │ │ │ + 894: 00000000 0 FUNC GLOBAL DEFAULT UND bd_seek │ │ │ │ + 895: 00000000 0 FUNC GLOBAL DEFAULT UND av_md5_sum@LIBAVUTIL_59 (4) │ │ │ │ + 896: 00000000 0 FUNC GLOBAL DEFAULT UND compress2 │ │ │ │ + 897: 00000000 0 FUNC GLOBAL DEFAULT UND sio_onvol │ │ │ │ + 898: 00000000 0 FUNC GLOBAL DEFAULT UND eglSwapBuffers │ │ │ │ + 899: 00000000 0 FUNC GLOBAL DEFAULT UND av_fifo_can_write@LIBAVUTIL_59 (4) │ │ │ │ + 900: 00000000 0 FUNC WEAK DEFAULT UND __cxa_finalize@GLIBC_2.4 (6) │ │ │ │ + 901: 00000000 0 FUNC GLOBAL DEFAULT UND caca_free_canvas │ │ │ │ + 902: 00000000 0 FUNC GLOBAL DEFAULT UND dvdnav_is_domain_vts │ │ │ │ + 903: 00000000 0 FUNC GLOBAL DEFAULT UND avcodec_align_dimensions@LIBAVCODEC_61 (21) │ │ │ │ + 904: 00000000 0 FUNC GLOBAL DEFAULT UND avcodec_alloc_context3@LIBAVCODEC_61 (21) │ │ │ │ + 905: 00000000 0 FUNC GLOBAL DEFAULT UND __mktime64@GLIBC_2.34 (11) │ │ │ │ + 906: 00000000 0 FUNC GLOBAL DEFAULT UND XShapeCombineMask │ │ │ │ + 907: 00000000 0 FUNC GLOBAL DEFAULT UND creat64@GLIBC_2.4 (6) │ │ │ │ + 908: 00000000 0 FUNC GLOBAL DEFAULT UND sws_setColorspaceDetails@LIBSWSCALE_8 (12) │ │ │ │ + 909: 00000000 0 FUNC GLOBAL DEFAULT UND av_aes_init@LIBAVUTIL_59 (4) │ │ │ │ + 910: 00000000 0 FUNC GLOBAL DEFAULT UND th_decode_alloc@libtheoradec_1.0 (26) │ │ │ │ + 911: 00000000 0 FUNC GLOBAL DEFAULT UND tcgetattr@GLIBC_2.4 (6) │ │ │ │ + 912: 00000000 0 FUNC GLOBAL DEFAULT UND eglGetConfigs │ │ │ │ + 913: 00000000 0 FUNC GLOBAL DEFAULT UND malloc@GLIBC_2.4 (6) │ │ │ │ + 914: 00000000 0 FUNC GLOBAL DEFAULT UND av_opt_show2@LIBAVUTIL_59 (4) │ │ │ │ + 915: 00000000 0 FUNC GLOBAL DEFAULT UND gdk_display_get_default │ │ │ │ + 916: 00000000 0 FUNC GLOBAL DEFAULT UND jack_get_sample_rate │ │ │ │ + 917: 00000000 0 FUNC GLOBAL DEFAULT UND XMapWindow │ │ │ │ + 918: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GL_LoadLibrary │ │ │ │ + 919: 00000000 0 FUNC GLOBAL DEFAULT UND ass_read_memory │ │ │ │ + 920: 00000000 0 FUNC GLOBAL DEFAULT UND glXSwapBuffers │ │ │ │ + 921: 00000000 0 FUNC GLOBAL DEFAULT UND av_strncasecmp@LIBAVUTIL_59 (4) │ │ │ │ + 922: 00000000 0 FUNC GLOBAL DEFAULT UND avformat_configuration@LIBAVFORMAT_61 (13) │ │ │ │ + 923: 00000000 0 FUNC GLOBAL DEFAULT UND kill@GLIBC_2.4 (6) │ │ │ │ + 924: 00000000 0 OBJECT GLOBAL DEFAULT UND stdout@GLIBC_2.4 (6) │ │ │ │ + 925: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_widget_get_style │ │ │ │ + 926: 00000000 0 FUNC GLOBAL DEFAULT UND mng_putchunk_mend │ │ │ │ + 927: 00000000 0 OBJECT GLOBAL DEFAULT UND aa_help@AA_1.4 (15) │ │ │ │ + 928: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_window_move │ │ │ │ + 929: 00000000 0 FUNC GLOBAL DEFAULT UND th_comment_init@libtheoradec_1.0 (26) │ │ │ │ + 930: 00000000 0 FUNC GLOBAL DEFAULT UND strlen@GLIBC_2.4 (6) │ │ │ │ + 931: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_open@ALSA_0.9 (5) │ │ │ │ + 932: 00000000 0 FUNC GLOBAL DEFAULT UND ogg_sync_init │ │ │ │ + 933: 00000000 0 FUNC GLOBAL DEFAULT UND glTexParameteri │ │ │ │ + 934: 00000000 0 FUNC GLOBAL DEFAULT UND closedir@GLIBC_2.4 (6) │ │ │ │ + 935: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_ctree_select │ │ │ │ + 936: 00000000 0 FUNC GLOBAL DEFAULT UND FcFontMatch │ │ │ │ + 937: 00000000 0 FUNC GLOBAL DEFAULT UND XF86VidModeQueryVersion │ │ │ │ + 938: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_menu_item_set_submenu │ │ │ │ + 939: 00000000 0 FUNC GLOBAL DEFAULT UND shmat@GLIBC_2.4 (6) │ │ │ │ + 940: 00000000 0 FUNC GLOBAL DEFAULT UND __open64_2@GLIBC_2.7 (14) │ │ │ │ + 941: 00000000 0 FUNC GLOBAL DEFAULT UND glGenLists │ │ │ │ + 942: 00000000 0 FUNC GLOBAL DEFAULT UND av_d2q@LIBAVUTIL_59 (4) │ │ │ │ + 943: 00000000 0 FUNC GLOBAL DEFAULT UND mpeg2_accel │ │ │ │ + 944: 00000000 0 FUNC GLOBAL DEFAULT UND bs2b_cross_feed_s32be │ │ │ │ + 945: 00000000 0 FUNC GLOBAL DEFAULT UND mng_setcb_openstream │ │ │ │ + 946: 00000000 0 FUNC GLOBAL DEFAULT UND av_fifo_reset2@LIBAVUTIL_59 (4) │ │ │ │ + 947: 00000000 0 FUNC GLOBAL DEFAULT UND g_object_ref │ │ │ │ + 948: 00000000 0 FUNC GLOBAL DEFAULT UND jack_get_ports │ │ │ │ + 949: 00000000 0 FUNC GLOBAL DEFAULT UND th_info_init@libtheoradec_1.0 (26) │ │ │ │ + 950: 00000000 0 FUNC GLOBAL DEFAULT UND glShadeModel │ │ │ │ + 951: 00000000 0 FUNC GLOBAL DEFAULT UND dvdnav_get_next_block │ │ │ │ + 952: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_state@ALSA_0.9 (5) │ │ │ │ + 953: 00000000 0 FUNC GLOBAL DEFAULT UND XIconifyWindow │ │ │ │ + 954: 00000000 0 FUNC GLOBAL DEFAULT UND avcodec_close@LIBAVCODEC_61 (21) │ │ │ │ + 955: 00000000 0 FUNC GLOBAL DEFAULT UND mpg123_init │ │ │ │ + 956: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_text_view_set_cursor_visible │ │ │ │ + 957: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_clist_thaw │ │ │ │ + 958: 00000000 0 FUNC GLOBAL DEFAULT UND glFinish │ │ │ │ + 959: 00000000 0 FUNC GLOBAL DEFAULT UND glXChooseVisual │ │ │ │ + 960: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_widget_get_window │ │ │ │ + 961: 00000000 0 FUNC GLOBAL DEFAULT UND xvid_global │ │ │ │ + 962: 00000000 0 FUNC GLOBAL DEFAULT UND avcodec_find_decoder@LIBAVCODEC_61 (21) │ │ │ │ + 963: 00000000 0 FUNC GLOBAL DEFAULT UND strtoll@GLIBC_2.4 (6) │ │ │ │ + 964: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_entry_set_text │ │ │ │ + 965: 00000000 0 FUNC GLOBAL DEFAULT UND av_seek_frame@LIBAVFORMAT_61 (13) │ │ │ │ + 966: 00000000 0 FUNC GLOBAL DEFAULT UND glEnd │ │ │ │ + 967: 00000000 0 FUNC GLOBAL DEFAULT UND vorbis_synthesis_headerin@libvorbisidec.so.1 (22) │ │ │ │ + 968: 00000000 0 FUNC GLOBAL DEFAULT UND jpeg_set_quality@LIBJPEG_6.2 (20) │ │ │ │ + 969: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_vbox_new │ │ │ │ + 970: 00000000 0 FUNC GLOBAL DEFAULT UND bs2b_open │ │ │ │ + 971: 00000000 0 FUNC GLOBAL DEFAULT UND caca_set_dither_color │ │ │ │ + 972: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_frame_new │ │ │ │ + 973: 00000000 0 FUNC GLOBAL DEFAULT UND dvdnav_get_number_of_titles │ │ │ │ + 974: 00000000 0 FUNC GLOBAL DEFAULT UND mpeg2_custom_fbuf │ │ │ │ + 975: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_vseparator_new │ │ │ │ + 976: 00000000 0 FUNC GLOBAL DEFAULT UND glCallList │ │ │ │ + 977: 00000000 0 FUNC GLOBAL DEFAULT UND av_parser_parse2@LIBAVCODEC_61 (21) │ │ │ │ + 978: 00000000 0 FUNC GLOBAL DEFAULT UND bd_free_title_info │ │ │ │ + 979: 00000000 0 FUNC GLOBAL DEFAULT UND jpeg_set_defaults@LIBJPEG_6.2 (20) │ │ │ │ + 980: 00000000 0 FUNC GLOBAL DEFAULT UND FT_New_Memory_Face │ │ │ │ + 981: 00000000 0 FUNC GLOBAL DEFAULT UND avformat_close_input@LIBAVFORMAT_61 (13) │ │ │ │ + 982: 00000000 0 FUNC GLOBAL DEFAULT UND AuDispatchEvent │ │ │ │ + 983: 00000000 0 FUNC GLOBAL DEFAULT UND snd_output_stdio_attach@ALSA_0.9 (5) │ │ │ │ + 984: 00000000 0 FUNC GLOBAL DEFAULT UND rand@GLIBC_2.4 (6) │ │ │ │ + 985: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_Flip │ │ │ │ + 986: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_widget_show_all │ │ │ │ + 987: 00000000 0 FUNC GLOBAL DEFAULT UND memcmp@GLIBC_2.4 (6) │ │ │ │ + 988: 00000000 0 FUNC GLOBAL DEFAULT UND memset@GLIBC_2.4 (6) │ │ │ │ + 989: 00000000 0 FUNC GLOBAL DEFAULT UND __strcat_chk@GLIBC_2.4 (6) │ │ │ │ + 990: 00000000 0 FUNC GLOBAL DEFAULT UND jack_port_name │ │ │ │ + 991: 00000000 0 FUNC GLOBAL DEFAULT UND bd_chapter_pos │ │ │ │ + 992: 00000000 0 FUNC GLOBAL DEFAULT UND cdio_cddap_open@CDIO_CDDA_2 (17) │ │ │ │ + 993: 00000000 0 FUNC GLOBAL DEFAULT UND png_get_IHDR@PNG16_0 (16) │ │ │ │ + 994: 00000000 0 FUNC GLOBAL DEFAULT UND XvFreeEncodingInfo │ │ │ │ + 995: 00000000 0 FUNC GLOBAL DEFAULT UND glPixelStorei │ │ │ │ + 996: 00000000 0 NOTYPE WEAK DEFAULT UND _ITM_registerTMCloneTable │ │ │ │ + 997: 00000000 0 FUNC GLOBAL DEFAULT UND a52_samples │ │ │ │ + 998: 00000000 0 FUNC GLOBAL DEFAULT UND caca_refresh_display │ │ │ │ + 999: 00000000 0 FUNC GLOBAL DEFAULT UND glBegin │ │ │ │ + 1000: 00000000 0 FUNC GLOBAL DEFAULT UND jpeg_CreateDecompress@LIBJPEG_6.2 (20) │ │ │ │ + 1001: 00000000 0 FUNC GLOBAL DEFAULT UND XSetWMProtocols │ │ │ │ + 1002: 00000000 0 FUNC GLOBAL DEFAULT UND fread@GLIBC_2.4 (6) │ │ │ │ + 1003: 00000000 0 FUNC GLOBAL DEFAULT UND glXCreateContext │ │ │ │ + 1004: 00000000 0 FUNC GLOBAL DEFAULT UND dvdnav_angle_change │ │ │ │ + 1005: 00000000 0 FUNC GLOBAL DEFAULT UND glDeleteTextures │ │ │ │ + 1006: 00000000 0 FUNC GLOBAL DEFAULT UND bd_select_title │ │ │ │ + 1007: 00000000 0 FUNC GLOBAL DEFAULT UND __fprintf_chk@GLIBC_2.4 (6) │ │ │ │ + 1008: 00000000 0 FUNC GLOBAL DEFAULT UND mpeg2_set_buf │ │ │ │ + 1009: 00000000 0 FUNC GLOBAL DEFAULT UND strcat@GLIBC_2.4 (6) │ │ │ │ + 1010: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetError │ │ │ │ + 1011: 00000000 0 FUNC GLOBAL DEFAULT UND abort@GLIBC_2.4 (6) │ │ │ │ + 1012: 00000000 0 FUNC GLOBAL DEFAULT UND bs2b_cross_feed_s16be │ │ │ │ + 1013: 00000000 0 FUNC GLOBAL DEFAULT UND jack_connect │ │ │ │ + 1014: 00000000 0 FUNC GLOBAL DEFAULT UND XShapeQueryVersion │ │ │ │ + 1015: 00000000 0 FUNC GLOBAL DEFAULT UND gdk_pixbuf_get_bits_per_sample │ │ │ │ + 1016: 00000000 0 FUNC GLOBAL DEFAULT UND XvQueryEncodings │ │ │ │ + 1017: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_drain@ALSA_0.9 (5) │ │ │ │ + 1018: 00000000 0 FUNC GLOBAL DEFAULT UND glNormal3f │ │ │ │ + 1019: 00000000 0 FUNC GLOBAL DEFAULT UND fribidi_set_mirroring │ │ │ │ + 1020: 00000000 0 FUNC GLOBAL DEFAULT UND av_read_frame@LIBAVFORMAT_61 (13) │ │ │ │ + 1021: 00000000 0 FUNC GLOBAL DEFAULT UND glGetError │ │ │ │ + 1022: 00000000 0 FUNC GLOBAL DEFAULT UND dca_blocks_num │ │ │ │ + 1023: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_scale_set_value_pos │ │ │ │ + 1024: 00000000 0 FUNC GLOBAL DEFAULT UND XGetAtomName │ │ │ │ + 1025: 00000000 0 FUNC GLOBAL DEFAULT UND sio_pollfd │ │ │ │ + 1026: 00000000 0 FUNC GLOBAL DEFAULT UND bs2b_set_level_feed │ │ │ │ + 1027: 00000000 0 FUNC GLOBAL DEFAULT UND jpeg_resync_to_restart@LIBJPEG_6.2 (20) │ │ │ │ + 1028: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_clist_set_shadow_type │ │ │ │ + 1029: 00000000 0 FUNC GLOBAL DEFAULT UND EGifPutLine │ │ │ │ + 1030: 00000000 0 FUNC GLOBAL DEFAULT UND dvdnav_set_readahead_flag │ │ │ │ + 1031: 00000000 0 FUNC GLOBAL DEFAULT UND bs2b_cross_feed_fle │ │ │ │ + 1032: 00000000 0 FUNC GLOBAL DEFAULT UND XPutImage │ │ │ │ + 1033: 00000000 0 FUNC GLOBAL DEFAULT UND vorbis_synthesis@libvorbisidec.so.1 (22) │ │ │ │ + 1034: 00000000 0 FUNC GLOBAL DEFAULT UND pa_stream_set_name@PULSE_0 (7) │ │ │ │ + 1035: 00000000 0 OBJECT GLOBAL DEFAULT UND aa_defrenderparams@AA_1.4 (15) │ │ │ │ + 1036: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_status_get_avail@ALSA_0.9 (5) │ │ │ │ + 1037: 00000000 0 FUNC GLOBAL DEFAULT UND XGetImage │ │ │ │ + 1038: 00000000 0 FUNC GLOBAL DEFAULT UND bd_tell │ │ │ │ + 1039: 00000000 0 FUNC GLOBAL DEFAULT UND fgets@GLIBC_2.4 (6) │ │ │ │ + 1040: 00000000 0 FUNC GLOBAL DEFAULT UND aa_puts@AA_1.4 (15) │ │ │ │ + 1041: 00000000 0 FUNC GLOBAL DEFAULT UND glBlendFunc │ │ │ │ + 1042: 00000000 0 FUNC GLOBAL DEFAULT UND mng_setcb_readdata │ │ │ │ + 1043: 00000000 0 FUNC GLOBAL DEFAULT UND pa_stream_new@PULSE_0 (7) │ │ │ │ + 1044: 00000000 0 FUNC GLOBAL DEFAULT UND swr_alloc@LIBSWRESAMPLE_5 (9) │ │ │ │ + 1045: 00000000 0 FUNC GLOBAL DEFAULT UND av_log_set_callback@LIBAVUTIL_59 (4) │ │ │ │ + 1046: 00000000 0 FUNC GLOBAL DEFAULT UND av_opt_set_sample_fmt@LIBAVUTIL_59 (4) │ │ │ │ + 1047: 00000000 0 FUNC GLOBAL DEFAULT UND sincos@GLIBC_2.4 (8) │ │ │ │ + 1048: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_ctree_sort_node │ │ │ │ + 1049: 00000000 0 FUNC GLOBAL DEFAULT UND memchr@GLIBC_2.4 (6) │ │ │ │ + 1050: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_scale_set_digits │ │ │ │ + 1051: 00000000 0 FUNC GLOBAL DEFAULT UND cdio_cddap_disc_lastsector@CDIO_CDDA_2 (17) │ │ │ │ + 1052: 00000000 0 FUNC GLOBAL DEFAULT UND GifFreeMapObject │ │ │ │ + 1053: 00000000 0 FUNC GLOBAL DEFAULT UND bs2b_cross_feed_f │ │ │ │ + 1054: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_text_view_new │ │ │ │ + 1055: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_widget_set_size_request │ │ │ │ + 1056: 00000000 0 FUNC GLOBAL DEFAULT UND sws_freeVec@LIBSWSCALE_8 (12) │ │ │ │ + 1057: 00000000 0 FUNC GLOBAL DEFAULT UND bd_get_current_chapter │ │ │ │ + 1058: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_toggle_button_set_active │ │ │ │ + 1059: 00000000 0 FUNC GLOBAL DEFAULT UND AuStartFlow │ │ │ │ + 1060: 00000000 0 FUNC GLOBAL DEFAULT UND avcodec_find_encoder@LIBAVCODEC_61 (21) │ │ │ │ + 1061: 00000000 0 FUNC GLOBAL DEFAULT UND av_mallocz@LIBAVUTIL_59 (4) │ │ │ │ + 1062: 00000000 0 FUNC GLOBAL DEFAULT UND g_utf8_validate │ │ │ │ + 1063: 00000000 0 FUNC GLOBAL DEFAULT UND av_dict_get@LIBAVUTIL_59 (4) │ │ │ │ + 1064: 00000000 0 FUNC GLOBAL DEFAULT UND th_decode_packetin@libtheoradec_1.0 (26) │ │ │ │ + 1065: 00000000 0 FUNC GLOBAL DEFAULT UND AuCreateFlow │ │ │ │ + 1066: 00000000 0 FUNC GLOBAL DEFAULT UND av_find_input_format@LIBAVFORMAT_61 (13) │ │ │ │ + 1067: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_entry_get_text │ │ │ │ + 1068: 00000000 0 FUNC GLOBAL DEFAULT UND textdomain@GLIBC_2.4 (6) │ │ │ │ + 1069: 00000000 0 FUNC GLOBAL DEFAULT UND snd_mixer_selem_get_playback_volume@ALSA_0.9 (5) │ │ │ │ + 1070: 00000000 0 FUNC GLOBAL DEFAULT UND g_slist_insert │ │ │ │ + 1071: 00000000 0 FUNC GLOBAL DEFAULT UND shmget@GLIBC_2.4 (6) │ │ │ │ + 1072: 00000000 0 FUNC GLOBAL DEFAULT UND XCreateImage │ │ │ │ + 1073: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_hw_params_set_channels_near@ALSA_0.9.0rc4 (19) │ │ │ │ + 1074: 00000000 0 FUNC GLOBAL DEFAULT UND XMoveWindow │ │ │ │ + 1075: 00000000 0 FUNC GLOBAL DEFAULT UND FcDefaultSubstitute │ │ │ │ + 1076: 00000000 0 FUNC GLOBAL DEFAULT UND getuid@GLIBC_2.4 (6) │ │ │ │ + 1077: 00000000 0 FUNC GLOBAL DEFAULT UND pa_context_set_sink_input_volume@PULSE_0 (7) │ │ │ │ + 1078: 00000000 0 FUNC GLOBAL DEFAULT UND eglCreateContext │ │ │ │ + 1079: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_clist_set_column_width │ │ │ │ + 1080: 00000000 0 FUNC GLOBAL DEFAULT UND av_md5_alloc@LIBAVUTIL_59 (4) │ │ │ │ + 1081: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_ctree_get_node_info │ │ │ │ + 1082: 00000000 0 FUNC GLOBAL DEFAULT UND XvFreeAdaptorInfo │ │ │ │ + 1083: 00000000 0 FUNC GLOBAL DEFAULT UND avcodec_fill_audio_frame@LIBAVCODEC_61 (21) │ │ │ │ + 1084: 00000000 0 FUNC GLOBAL DEFAULT UND pp_free_mode@LIBPOSTPROC_58 (23) │ │ │ │ + 1085: 00000000 0 FUNC GLOBAL DEFAULT UND sio_getpar │ │ │ │ + 1086: 00000000 0 FUNC GLOBAL DEFAULT UND avcodec_receive_packet@LIBAVCODEC_61 (21) │ │ │ │ + 1087: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_label_set_text │ │ │ │ + 1088: 00000000 0 FUNC GLOBAL DEFAULT UND getc@GLIBC_2.4 (6) │ │ │ │ + 1089: 00000000 0 NOTYPE WEAK DEFAULT UND _ITM_deregisterTMCloneTable │ │ │ │ + 1090: 00000000 0 FUNC GLOBAL DEFAULT UND ass_set_fonts_dir │ │ │ │ + 1091: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_clist_sort │ │ │ │ + 1092: 00000000 0 FUNC GLOBAL DEFAULT UND strtod@GLIBC_2.4 (6) │ │ │ │ + 1093: 00000000 0 FUNC GLOBAL DEFAULT UND snd_mixer_close@ALSA_0.9 (5) │ │ │ │ + 1094: 00000000 0 FUNC GLOBAL DEFAULT UND pa_threaded_mainloop_free@PULSE_0 (7) │ │ │ │ + 1095: 00000000 0 FUNC GLOBAL DEFAULT UND glVertex3f │ │ │ │ + 1096: 00000000 0 FUNC GLOBAL DEFAULT UND av_alloc_vdpaucontext@LIBAVCODEC_61 (21) │ │ │ │ + 1097: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_UpdateRects │ │ │ │ + 1098: 00000000 0 FUNC GLOBAL DEFAULT UND cdio_cddap_tracks@CDIO_CDDA_2 (17) │ │ │ │ + 1099: 00000000 0 FUNC GLOBAL DEFAULT UND sws_alloc_context@LIBSWSCALE_8 (12) │ │ │ │ + 1100: 00000000 0 FUNC GLOBAL DEFAULT UND socket@GLIBC_2.4 (6) │ │ │ │ + 1101: 00000000 0 FUNC GLOBAL DEFAULT UND av_asprintf@LIBAVUTIL_59 (4) │ │ │ │ + 1102: 00000000 0 FUNC GLOBAL DEFAULT UND dv_parse_header │ │ │ │ + 1103: 00000000 0 FUNC GLOBAL DEFAULT UND vorbis_synthesis_read@libvorbisidec.so.1 (22) │ │ │ │ + 1104: 00000000 0 FUNC GLOBAL DEFAULT UND snd_config_update_free_global@ALSA_0.9 (5) │ │ │ │ + 1105: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_OpenAudio │ │ │ │ + 1106: 00000000 0 FUNC GLOBAL DEFAULT UND av_opt_set_double@LIBAVUTIL_59 (4) │ │ │ │ + 1107: 00000000 0 FUNC GLOBAL DEFAULT UND bs2b_cross_feed_u24le │ │ │ │ + 1108: 00000000 0 FUNC GLOBAL DEFAULT UND dlsym@GLIBC_2.34 (11) │ │ │ │ + 1109: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_window_set_wmclass │ │ │ │ + 1110: 00000000 0 FUNC GLOBAL DEFAULT UND eglGetDisplay │ │ │ │ + 1111: 00000000 0 FUNC GLOBAL DEFAULT UND g_signal_handlers_block_matched │ │ │ │ + 1112: 00000000 0 FUNC GLOBAL DEFAULT UND AuWriteElement │ │ │ │ + 1113: 00000000 0 FUNC GLOBAL DEFAULT UND ogg_page_continued │ │ │ │ + 1114: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_widget_destroyed │ │ │ │ + 1115: 00000000 0 FUNC GLOBAL DEFAULT UND jack_port_get_buffer │ │ │ │ + 1116: 00000000 0 FUNC GLOBAL DEFAULT UND dcgettext@GLIBC_2.4 (6) │ │ │ │ + 1117: 00000000 0 FUNC GLOBAL DEFAULT UND aa_getrenderparams@AA_1.4 (15) │ │ │ │ + 1118: 00000000 0 FUNC GLOBAL DEFAULT UND mng_putchunk_save │ │ │ │ + 1119: 00000000 0 FUNC GLOBAL DEFAULT UND sigaction@GLIBC_2.4 (6) │ │ │ │ + 1120: 00000000 0 FUNC GLOBAL DEFAULT UND __vsnprintf_chk@GLIBC_2.4 (6) │ │ │ │ + 1121: 00000000 0 FUNC GLOBAL DEFAULT UND eglMakeCurrent │ │ │ │ + 1122: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_entry_new │ │ │ │ + 1123: 00000000 0 FUNC GLOBAL DEFAULT UND alListenerf │ │ │ │ + 1124: 00000000 0 FUNC GLOBAL DEFAULT UND dvdnav_sector_search │ │ │ │ + 1125: 00000000 0 FUNC GLOBAL DEFAULT UND dvdnav_get_number_of_parts │ │ │ │ + 1126: 00000000 0 FUNC GLOBAL DEFAULT UND jpeg_stdio_dest@LIBJPEG_6.2 (20) │ │ │ │ + 1127: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_FillRect │ │ │ │ + 1128: 00000000 0 FUNC GLOBAL DEFAULT UND dv_decode_full_audio │ │ │ │ + 1129: 00000000 0 FUNC GLOBAL DEFAULT UND XTranslateCoordinates │ │ │ │ + 1130: 00000000 0 FUNC GLOBAL DEFAULT UND vorbis_synthesis_pcmout@libvorbisidec.so.1 (22) │ │ │ │ + 1131: 00000000 0 FUNC GLOBAL DEFAULT UND alSourceStopv │ │ │ │ + 1132: 00000000 0 FUNC GLOBAL DEFAULT UND strncmp@GLIBC_2.4 (6) │ │ │ │ + 1133: 00000000 0 FUNC GLOBAL DEFAULT UND png_read_image@PNG16_0 (16) │ │ │ │ + 1134: 00000000 0 FUNC GLOBAL DEFAULT UND EGifPutExtension │ │ │ │ + 1135: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_sw_params_get_boundary@ALSA_0.9 (5) │ │ │ │ + 1136: 00000000 0 FUNC GLOBAL DEFAULT UND avcodec_find_decoder_by_name@LIBAVCODEC_61 (21) │ │ │ │ + 1137: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_EnableUNICODE │ │ │ │ + 1138: 00000000 0 FUNC GLOBAL DEFAULT UND caca_get_dither_charset_list │ │ │ │ + 1139: 00000000 0 FUNC GLOBAL DEFAULT UND caca_create_canvas │ │ │ │ + 1140: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_clist_select_row │ │ │ │ + 1141: 00000000 0 FUNC GLOBAL DEFAULT UND cdio_open@CDIO_19 (24) │ │ │ │ + 1142: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_radio_button_new_with_label │ │ │ │ + 1143: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_toggle_button_get_active │ │ │ │ + 1144: 00000000 0 FUNC GLOBAL DEFAULT UND strcspn@GLIBC_2.4 (6) │ │ │ │ + 1145: 00000000 0 FUNC GLOBAL DEFAULT UND gdk_pixmap_colormap_create_from_xpm_d │ │ │ │ + 1146: 00000000 0 FUNC GLOBAL DEFAULT UND av_md5_final@LIBAVUTIL_59 (4) │ │ │ │ + 1147: 00000000 0 FUNC GLOBAL DEFAULT UND ass_process_codec_private │ │ │ │ + 1148: 00000000 0 FUNC GLOBAL DEFAULT UND eglDestroyContext │ │ │ │ + 1149: 00000000 0 FUNC GLOBAL DEFAULT UND cdio_paranoia_read@CDIO_PARANOIA_2 (18) │ │ │ │ + 1150: 00000000 0 FUNC GLOBAL DEFAULT UND __strncat_chk@GLIBC_2.4 (6) │ │ │ │ + 1151: 00000000 0 FUNC GLOBAL DEFAULT UND XGetErrorText │ │ │ │ + 1152: 00000000 0 FUNC GLOBAL DEFAULT UND dvdnav_audio_stream_format │ │ │ │ + 1153: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_widget_get_sensitive │ │ │ │ + 1154: 00000000 0 FUNC GLOBAL DEFAULT UND __longjmp_chk@GLIBC_2.11 (29) │ │ │ │ + 1155: 00000000 0 FUNC GLOBAL DEFAULT UND cdio_paranoia_overlapset@CDIO_PARANOIA_2 (18) │ │ │ │ + 1156: 00000000 0 FUNC GLOBAL DEFAULT UND pa_threaded_mainloop_wait@PULSE_0 (7) │ │ │ │ + 1157: 00000000 0 FUNC GLOBAL DEFAULT UND mpg123_param2 │ │ │ │ + 1158: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_hw_params_set_period_time_near@ALSA_0.9.0rc4 (19) │ │ │ │ + 1159: 00000000 0 FUNC GLOBAL DEFAULT UND jack_port_register │ │ │ │ + 1160: 00000000 0 FUNC GLOBAL DEFAULT UND av_sha_final@LIBAVUTIL_59 (4) │ │ │ │ + 1161: 00000000 0 FUNC GLOBAL DEFAULT UND pow@GLIBC_2.29 (10) │ │ │ │ + 1162: 00000000 0 FUNC GLOBAL DEFAULT UND alcDestroyContext │ │ │ │ + 1163: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_combo_box_set_active │ │ │ │ + 1164: 00000000 0 FUNC GLOBAL DEFAULT UND sio_onmove │ │ │ │ + 1165: 00000000 0 FUNC GLOBAL DEFAULT UND av_demuxer_iterate@LIBAVFORMAT_61 (13) │ │ │ │ + 1166: 00000000 0 FUNC GLOBAL DEFAULT UND av_sample_fmt_is_planar@LIBAVUTIL_59 (4) │ │ │ │ + 1167: 00000000 0 FUNC GLOBAL DEFAULT UND FT_Load_Glyph │ │ │ │ + 1168: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_hw_params_test_format@ALSA_0.9 (5) │ │ │ │ + 1169: 00000000 0 FUNC GLOBAL DEFAULT UND strchr@GLIBC_2.4 (6) │ │ │ │ + 1170: 00000000 0 FUNC GLOBAL DEFAULT UND ass_set_line_spacing │ │ │ │ + 1171: 00000000 0 FUNC GLOBAL DEFAULT UND FcPatternGetBool │ │ │ │ + 1172: 00000000 0 FUNC GLOBAL DEFAULT UND FT_New_Face │ │ │ │ + 1173: 00000000 0 FUNC GLOBAL DEFAULT UND glGetString │ │ │ │ + 1174: 00000000 0 FUNC GLOBAL DEFAULT UND __sysv_signal@GLIBC_2.4 (6) │ │ │ │ + 1175: 00000000 0 FUNC GLOBAL DEFAULT UND sio_close │ │ │ │ + 1176: 00000000 0 FUNC GLOBAL DEFAULT UND pa_get_library_version@PULSE_0 (7) │ │ │ │ + 1177: 00000000 0 FUNC GLOBAL DEFAULT UND pa_threaded_mainloop_new@PULSE_0 (7) │ │ │ │ + 1178: 00000000 0 FUNC GLOBAL DEFAULT UND pa_threaded_mainloop_stop@PULSE_0 (7) │ │ │ │ + 1179: 00000000 0 FUNC GLOBAL DEFAULT UND avcodec_decode_subtitle2@LIBAVCODEC_61 (21) │ │ │ │ + 1180: 00000000 0 FUNC GLOBAL DEFAULT UND XScreenSaverQueryVersion │ │ │ │ + 1181: 00000000 0 FUNC GLOBAL DEFAULT UND bd_seek_time │ │ │ │ + 1182: 00000000 0 FUNC GLOBAL DEFAULT UND fdopen@GLIBC_2.4 (6) │ │ │ │ + 1183: 00000000 0 FUNC GLOBAL DEFAULT UND __memset_chk@GLIBC_2.4 (6) │ │ │ │ + 1184: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_menu_item_set_right_justified │ │ │ │ + 1185: 00000000 0 FUNC GLOBAL DEFAULT UND glDepthMask │ │ │ │ + 1186: 00000000 0 FUNC GLOBAL DEFAULT UND th_decode_ycbcr_out@libtheoradec_1.0 (26) │ │ │ │ + 1187: 00000000 0 FUNC GLOBAL DEFAULT UND jpeg_start_decompress@LIBJPEG_6.2 (20) │ │ │ │ + 1188: 00000000 0 FUNC GLOBAL DEFAULT UND dvdnav_get_current_nav_pci │ │ │ │ + 1189: 00000000 0 FUNC GLOBAL DEFAULT UND av_expr_eval@LIBAVUTIL_59 (4) │ │ │ │ + 1190: 00000000 0 FUNC GLOBAL DEFAULT UND speex_bits_init │ │ │ │ + 1191: 00000000 0 FUNC GLOBAL DEFAULT UND avcodec_receive_frame@LIBAVCODEC_61 (21) │ │ │ │ + 1192: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_clist_get_selection_info │ │ │ │ + 1193: 00000000 0 FUNC GLOBAL DEFAULT UND free@GLIBC_2.4 (6) │ │ │ │ + 1194: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_WM_SetCaption │ │ │ │ + 1195: 00000000 0 FUNC GLOBAL DEFAULT UND XCreateColormap │ │ │ │ + 1196: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_clist_new │ │ │ │ + 1197: 00000000 0 FUNC GLOBAL DEFAULT UND dvdnav_still_skip │ │ │ │ + 1198: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_status@ALSA_0.9 (5) │ │ │ │ + 1199: 00000000 0 FUNC GLOBAL DEFAULT UND lirc_nextcode │ │ │ │ + 1200: 00000000 0 FUNC GLOBAL DEFAULT UND dvdnav_open │ │ │ │ + 1201: 00000000 0 FUNC GLOBAL DEFAULT UND vorbis_dsp_clear@libvorbisidec.so.1 (22) │ │ │ │ + 1202: 00000000 0 FUNC GLOBAL DEFAULT UND ogg_stream_packetout │ │ │ │ + 1203: 00000000 0 FUNC GLOBAL DEFAULT UND connect@GLIBC_2.4 (6) │ │ │ │ + 1204: 00000000 0 FUNC GLOBAL DEFAULT UND snd_mixer_first_elem@ALSA_0.9 (5) │ │ │ │ + 1205: 00000000 0 FUNC GLOBAL DEFAULT UND bs2b_cross_feed_fbe │ │ │ │ + 1206: 00000000 0 FUNC GLOBAL DEFAULT UND XSetWMIconName │ │ │ │ + 1207: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_clist_set_selection_mode │ │ │ │ + 1208: 00000000 0 FUNC GLOBAL DEFAULT UND eglSwapInterval │ │ │ │ + 1209: 00000000 0 FUNC GLOBAL DEFAULT UND FcNameParse │ │ │ │ + 1210: 00000000 0 FUNC GLOBAL DEFAULT UND avcodec_version@LIBAVCODEC_61 (21) │ │ │ │ + 1211: 00000000 0 FUNC GLOBAL DEFAULT UND EGifPutImageDesc │ │ │ │ + 1212: 00000000 0 FUNC GLOBAL DEFAULT UND snd_mixer_selem_id_set_name@ALSA_0.9 (5) │ │ │ │ + 1213: 00000000 0 FUNC GLOBAL DEFAULT UND ogg_sync_pageout │ │ │ │ + 1214: 00000000 0 FUNC GLOBAL DEFAULT UND sio_open │ │ │ │ + 1215: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_label_set_line_wrap │ │ │ │ + 1216: 00000000 0 FUNC GLOBAL DEFAULT UND inflate │ │ │ │ + 1217: 00000000 0 FUNC GLOBAL DEFAULT UND NeAACDecOpen │ │ │ │ + 1218: 00000000 0 FUNC GLOBAL DEFAULT UND FT_Render_Glyph │ │ │ │ + 1219: 00000000 0 FUNC GLOBAL DEFAULT UND XDestroyWindow │ │ │ │ + 1220: 00000000 0 FUNC GLOBAL DEFAULT UND ass_alloc_event │ │ │ │ + 1221: 00000000 0 FUNC GLOBAL DEFAULT UND XMoveResizeWindow │ │ │ │ + 1222: 00000000 0 FUNC GLOBAL DEFAULT UND XGetWindowAttributes │ │ │ │ + 1223: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_menu_new │ │ │ │ + 1224: 00000000 0 FUNC GLOBAL DEFAULT UND XShmCreateImage │ │ │ │ + 1225: 00000000 0 FUNC GLOBAL DEFAULT UND ass_set_message_cb │ │ │ │ + 1226: 00000000 0 FUNC GLOBAL DEFAULT UND ass_set_aspect_ratio │ │ │ │ + 1227: 00000000 0 FUNC GLOBAL DEFAULT UND XvQueryAdaptors │ │ │ │ + 1228: 00000000 0 FUNC GLOBAL DEFAULT UND get_current_dir_name@GLIBC_2.4 (6) │ │ │ │ + 1229: 00000000 0 FUNC GLOBAL DEFAULT UND ifoClose │ │ │ │ + 1230: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_clist_set_row_height │ │ │ │ + 1231: 00000000 0 FUNC GLOBAL DEFAULT UND cdio_cddap_track_lastsector@CDIO_CDDA_2 (17) │ │ │ │ + 1232: 00000000 0 FUNC GLOBAL DEFAULT UND aa_getevent@AA_1.4 (15) │ │ │ │ + 1233: 00000000 0 FUNC GLOBAL DEFAULT UND dca_samples │ │ │ │ + 1234: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_menu_shell_append │ │ │ │ + 1235: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_label_new │ │ │ │ + 1236: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_icon_theme_get_default │ │ │ │ + 1237: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_widget_get_screen │ │ │ │ + 1238: 00000000 0 FUNC GLOBAL DEFAULT UND g_slist_free │ │ │ │ + 1239: 00000000 0 FUNC GLOBAL DEFAULT UND XPutBackEvent │ │ │ │ + 1240: 00000000 0 FUNC GLOBAL DEFAULT UND alcOpenDevice │ │ │ │ + 1241: 00000000 0 FUNC GLOBAL DEFAULT UND snd_mixer_find_selem@ALSA_0.9 (5) │ │ │ │ + 1242: 00000000 0 FUNC GLOBAL DEFAULT UND av_codec_get_id@LIBAVFORMAT_61 (13) │ │ │ │ + 1243: 00000000 0 FUNC GLOBAL DEFAULT UND alGetSourcei │ │ │ │ + 1244: 00000000 0 FUNC GLOBAL DEFAULT UND cos@GLIBC_2.4 (8) │ │ │ │ + 1245: 00000000 0 FUNC GLOBAL DEFAULT UND speex_bits_destroy │ │ │ │ + 1246: 00000000 0 FUNC GLOBAL DEFAULT UND XUngrabPointer │ │ │ │ + 1247: 00000000 0 FUNC GLOBAL DEFAULT UND getcwd@GLIBC_2.4 (6) │ │ │ │ + 1248: 00000000 0 FUNC GLOBAL DEFAULT UND glTexParameterfv │ │ │ │ + 1249: 00000000 0 FUNC GLOBAL DEFAULT UND __getsockopt64@GLIBC_2.34 (11) │ │ │ │ + 1250: 00000000 0 FUNC GLOBAL DEFAULT UND avformat_find_stream_info@LIBAVFORMAT_61 (13) │ │ │ │ + 1251: 00000000 0 FUNC GLOBAL DEFAULT UND mng_putchunk_fram │ │ │ │ + 1252: 00000000 0 FUNC GLOBAL DEFAULT UND dvdnav_get_title_string │ │ │ │ + 1253: 00000000 0 FUNC GLOBAL DEFAULT UND XChangeProperty │ │ │ │ + 1254: 00000000 0 FUNC GLOBAL DEFAULT UND pa_stream_get_state@PULSE_0 (7) │ │ │ │ + 1255: 00000000 0 FUNC GLOBAL DEFAULT UND av_get_bytes_per_sample@LIBAVUTIL_59 (4) │ │ │ │ + 1256: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_sw_params_sizeof@ALSA_0.9 (5) │ │ │ │ + 1257: 00000000 0 FUNC GLOBAL DEFAULT UND XDGASetViewport │ │ │ │ + 1258: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_hw_params_set_format@ALSA_0.9 (5) │ │ │ │ + 1259: 00000000 0 FUNC GLOBAL DEFAULT UND DPMSQueryExtension │ │ │ │ + 1260: 00000000 0 FUNC GLOBAL DEFAULT UND glTexSubImage2D │ │ │ │ + 1261: 00000000 0 FUNC GLOBAL DEFAULT UND snd_strerror@ALSA_0.9 (5) │ │ │ │ + 1262: 00000000 0 FUNC GLOBAL DEFAULT UND inflateInit_ │ │ │ │ + 1263: 00000000 0 FUNC GLOBAL DEFAULT UND vorbis_synthesis_init@libvorbisidec.so.1 (22) │ │ │ │ + 1264: 00000000 0 FUNC GLOBAL DEFAULT UND snd_mixer_selem_id_get_name@ALSA_0.9 (5) │ │ │ │ + 1265: 00000000 0 FUNC GLOBAL DEFAULT UND bs2b_get_level_feed │ │ │ │ + 1266: 00000000 0 FUNC GLOBAL DEFAULT UND DGifCloseFile │ │ │ │ + 1267: 00000000 0 FUNC GLOBAL DEFAULT UND enca_analyser_alloc │ │ │ │ + 1268: 00000000 0 FUNC GLOBAL DEFAULT UND DGifGetScreenDesc │ │ │ │ + 1269: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_UpperBlit │ │ │ │ + 1270: 00000000 0 FUNC GLOBAL DEFAULT UND sws_convertPalette8ToPacked32@LIBSWSCALE_8 (12) │ │ │ │ + 1271: 00000000 0 FUNC GLOBAL DEFAULT UND AuSetErrorHandler │ │ │ │ + 1272: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_clist_set_row_data_full │ │ │ │ + 1273: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_hw_params_set_rate_resample@ALSA_0.9 (5) │ │ │ │ + 1274: 00000000 0 FUNC GLOBAL DEFAULT UND avio_write@LIBAVFORMAT_61 (13) │ │ │ │ + 1275: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GL_GetProcAddress │ │ │ │ + 1276: 00000000 0 FUNC GLOBAL DEFAULT UND freopen64@GLIBC_2.4 (6) │ │ │ │ + 1277: 00000000 0 FUNC GLOBAL DEFAULT UND DPMSEnable │ │ │ │ + 1278: 00000000 0 FUNC GLOBAL DEFAULT UND tan@GLIBC_2.4 (8) │ │ │ │ + 1279: 00000000 0 FUNC GLOBAL DEFAULT UND XFreeColors │ │ │ │ + 1280: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_hw_params_dump@ALSA_0.9 (5) │ │ │ │ + 1281: 00000000 0 FUNC GLOBAL DEFAULT UND lirc_deinit │ │ │ │ + 1282: 00000000 0 FUNC GLOBAL DEFAULT UND FT_Get_First_Char │ │ │ │ + 1283: 00000000 0 FUNC GLOBAL DEFAULT UND jack_client_open │ │ │ │ + 1284: 00000000 0 FUNC GLOBAL DEFAULT UND snprintf@GLIBC_2.4 (6) │ │ │ │ + 1285: 00000000 0 FUNC GLOBAL DEFAULT UND th_comment_clear@libtheoradec_1.0 (26) │ │ │ │ + 1286: 00000000 0 FUNC GLOBAL DEFAULT UND aa_parseoptions@AA_1.4 (15) │ │ │ │ + 1287: 00000000 0 FUNC GLOBAL DEFAULT UND mng_get_playtime │ │ │ │ + 1288: 00000000 0 FUNC GLOBAL DEFAULT UND XInternAtom │ │ │ │ + 1289: 00000000 0 FUNC GLOBAL DEFAULT UND ogg_sync_wrote │ │ │ │ + 1290: 00000000 0 FUNC GLOBAL DEFAULT UND perror@GLIBC_2.4 (6) │ │ │ │ + 1291: 00000000 0 FUNC GLOBAL DEFAULT UND sws_getContext@LIBSWSCALE_8 (12) │ │ │ │ + 1292: 00000000 0 FUNC GLOBAL DEFAULT UND __strcpy_chk@GLIBC_2.4 (6) │ │ │ │ + 1293: 00000000 0 FUNC GLOBAL DEFAULT UND av_guess_format@LIBAVFORMAT_61 (13) │ │ │ │ + 1294: 00000000 0 FUNC GLOBAL DEFAULT UND bd_get_title_size │ │ │ │ + 1295: 00000000 0 FUNC GLOBAL DEFAULT UND dvdnav_get_next_still_flag │ │ │ │ + 1296: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_QuitSubSystem │ │ │ │ + 1297: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_bin_get_child │ │ │ │ + 1298: 00000000 0 FUNC GLOBAL DEFAULT UND NeAACDecClose │ │ │ │ + 1299: 00000000 0 FUNC GLOBAL DEFAULT UND XvGetPortAttribute │ │ │ │ + 1300: 00000000 0 FUNC GLOBAL DEFAULT UND snd_mixer_selem_get_playback_volume_range@ALSA_0.9 (5) │ │ │ │ + 1301: 00000000 0 FUNC GLOBAL DEFAULT UND __ctype_tolower_loc@GLIBC_2.4 (6) │ │ │ │ + 1302: 00000000 0 FUNC GLOBAL DEFAULT UND mng_display_resume │ │ │ │ + 1303: 00000000 0 FUNC GLOBAL DEFAULT UND xvid_decore │ │ │ │ + 1304: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_hseparator_new │ │ │ │ + 1305: 00000000 0 OBJECT GLOBAL DEFAULT UND __stack_chk_guard@GLIBC_2.4 (30) │ │ │ │ + 1306: 00000000 0 FUNC GLOBAL DEFAULT UND pa_cvolume_avg@PULSE_0 (7) │ │ │ │ + 1307: 00000000 0 FUNC GLOBAL DEFAULT UND strcmp@GLIBC_2.4 (6) │ │ │ │ + 1308: 00000000 0 FUNC GLOBAL DEFAULT UND XF86VidModeGetModeLine │ │ │ │ + 1309: 00000000 0 FUNC GLOBAL DEFAULT UND ass_library_done │ │ │ │ + 1310: 00000000 0 FUNC GLOBAL DEFAULT UND av_probe_input_format2@LIBAVFORMAT_61 (13) │ │ │ │ + 1311: 00000000 0 FUNC GLOBAL DEFAULT UND glDisable │ │ │ │ + 1312: 00000000 0 FUNC GLOBAL DEFAULT UND avcodec_default_get_buffer2@LIBAVCODEC_61 (21) │ │ │ │ + 1313: 00000000 0 FUNC GLOBAL DEFAULT UND __localtime64@GLIBC_2.34 (11) │ │ │ │ + 1314: 00000000 0 FUNC GLOBAL DEFAULT UND g_slist_foreach │ │ │ │ + 1315: 00000000 0 FUNC GLOBAL DEFAULT UND ass_set_font_scale │ │ │ │ + 1316: 00000000 0 FUNC GLOBAL DEFAULT UND XvShmPutImage │ │ │ │ + 1317: 00000000 0 FUNC GLOBAL DEFAULT UND bind_textdomain_codeset@GLIBC_2.4 (6) │ │ │ │ + 1318: 00000000 0 FUNC GLOBAL DEFAULT UND avsubtitle_free@LIBAVCODEC_61 (21) │ │ │ │ + 1319: 00000000 0 FUNC GLOBAL DEFAULT UND DPMSInfo │ │ │ │ + 1320: 00000000 0 FUNC GLOBAL DEFAULT UND getenv@GLIBC_2.4 (6) │ │ │ │ + 1321: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_adjustment_new │ │ │ │ + 1322: 00000000 0 FUNC GLOBAL DEFAULT UND av_malloc@LIBAVUTIL_59 (4) │ │ │ │ + 1323: 00000000 0 FUNC GLOBAL DEFAULT UND gdk_pixbuf_render_pixmap_and_mask_for_colormap │ │ │ │ + 1324: 00000000 0 FUNC GLOBAL DEFAULT UND mng_setcb_closestream │ │ │ │ + 1325: 00000000 0 FUNC GLOBAL DEFAULT UND DVDOpenFile │ │ │ │ + 1326: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_sw_params_set_avail_min@ALSA_0.9 (5) │ │ │ │ + 1327: 00000000 0 FUNC GLOBAL DEFAULT UND pa_context_connect@PULSE_0 (7) │ │ │ │ + 1328: 00000000 0 FUNC GLOBAL DEFAULT UND pa_context_get_state@PULSE_0 (7) │ │ │ │ + 1329: 00000000 0 FUNC GLOBAL DEFAULT UND g_object_unref │ │ │ │ + 1330: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_ctree_node_set_row_data_full │ │ │ │ + 1331: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_hbox_new │ │ │ │ + 1332: 00000000 0 FUNC GLOBAL DEFAULT UND AuSetElementParameters │ │ │ │ + 1333: 00000000 0 FUNC GLOBAL DEFAULT UND g_hash_table_lookup │ │ │ │ + 1334: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_window_new │ │ │ │ + 1335: 00000000 0 FUNC GLOBAL DEFAULT UND DPMSForceLevel │ │ │ │ + 1336: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_clist_column_titles_show │ │ │ │ + 1337: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_misc_set_alignment │ │ │ │ + 1338: 00000000 0 FUNC GLOBAL DEFAULT UND cdio_cddap_track_firstsector@CDIO_CDDA_2 (17) │ │ │ │ + 1339: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GL_SetAttribute │ │ │ │ + 1340: 00000000 0 FUNC GLOBAL DEFAULT UND bd_tell_time │ │ │ │ + 1341: 00000000 0 FUNC GLOBAL DEFAULT UND sws_scale@LIBSWSCALE_8 (12) │ │ │ │ + 1342: 00000000 0 FUNC GLOBAL DEFAULT UND caca_get_dither_algorithm_list │ │ │ │ + 1343: 00000000 0 FUNC GLOBAL DEFAULT UND XMapRaised │ │ │ │ + 1344: 00000000 0 FUNC GLOBAL DEFAULT UND XGetErrorDatabaseText │ │ │ │ + 1345: 00000000 0 FUNC GLOBAL DEFAULT UND ass_process_chunk │ │ │ │ + 1346: 00000000 0 FUNC GLOBAL DEFAULT UND mpeg2_init │ │ │ │ + 1347: 00000000 0 FUNC GLOBAL DEFAULT UND alSource3f │ │ │ │ + 1348: 00000000 0 FUNC GLOBAL DEFAULT UND pp_get_mode_by_name_and_quality@LIBPOSTPROC_58 (23) │ │ │ │ + 1349: 00000000 0 FUNC GLOBAL DEFAULT UND av_fifo_read@LIBAVUTIL_59 (4) │ │ │ │ + 1350: 00000000 0 FUNC GLOBAL DEFAULT UND mpg123_open_feed │ │ │ │ + 1351: 00000000 0 FUNC GLOBAL DEFAULT UND __setsockopt64@GLIBC_2.34 (11) │ │ │ │ + 1352: 00000000 0 FUNC GLOBAL DEFAULT UND bs2b_cross_feed_u32le │ │ │ │ + 1353: 00000000 0 FUNC GLOBAL DEFAULT UND aa_resize@AA_1.4 (15) │ │ │ │ + 1354: 00000000 0 FUNC GLOBAL DEFAULT UND glTexImage2D │ │ │ │ + 1355: 00000000 0 FUNC GLOBAL DEFAULT UND av_strlcpy@LIBAVUTIL_59 (4) │ │ │ │ + 1356: 00000000 0 FUNC GLOBAL DEFAULT UND XResizeWindow │ │ │ │ + 1357: 00000000 0 FUNC GLOBAL DEFAULT UND __globfree64_time64@GLIBC_2.34 (11) │ │ │ │ + 1358: 00000000 0 FUNC GLOBAL DEFAULT UND XStoreColors │ │ │ │ + 1359: 00000000 0 FUNC GLOBAL DEFAULT UND bd_seamless_angle_change │ │ │ │ + 1360: 00000000 0 FUNC GLOBAL DEFAULT UND ass_set_frame_size │ │ │ │ + 1361: 00000000 0 FUNC GLOBAL DEFAULT UND g_slist_find_custom │ │ │ │ + 1362: 00000000 0 FUNC GLOBAL DEFAULT UND mpeg2_parse │ │ │ │ + 1363: 00000000 0 FUNC GLOBAL DEFAULT UND calloc@GLIBC_2.4 (6) │ │ │ │ + 1364: 00000000 0 FUNC GLOBAL DEFAULT UND mad_synth_init │ │ │ │ + 1365: 00000000 0 FUNC GLOBAL DEFAULT UND mpg123_replace_buffer │ │ │ │ + 1366: 00000000 0 FUNC GLOBAL DEFAULT UND snd_mixer_selem_has_playback_switch_joined@ALSA_0.9 (5) │ │ │ │ + 1367: 00000000 0 FUNC GLOBAL DEFAULT UND bs2b_cross_feed_s24be │ │ │ │ + 1368: 00000000 0 FUNC GLOBAL DEFAULT UND enca_get_languages │ │ │ │ + 1369: 00000000 0 FUNC GLOBAL DEFAULT UND realloc@GLIBC_2.4 (6) │ │ │ │ + 1370: 00000000 0 FUNC GLOBAL DEFAULT UND glColor4f │ │ │ │ + 1371: 00000000 0 FUNC GLOBAL DEFAULT UND DGifOpen │ │ │ │ + 1372: 00000000 0 FUNC GLOBAL DEFAULT UND glXDestroyContext │ │ │ │ + 1373: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_container_add │ │ │ │ + 1374: 00000000 0 FUNC GLOBAL DEFAULT UND ungetc@GLIBC_2.4 (6) │ │ │ │ + 1375: 00000000 0 FUNC GLOBAL DEFAULT UND av_write_trailer@LIBAVFORMAT_61 (13) │ │ │ │ + 1376: 00000000 0 FUNC GLOBAL DEFAULT UND pa_context_unref@PULSE_0 (7) │ │ │ │ + 1377: 00000000 0 FUNC GLOBAL DEFAULT UND XCloseDisplay │ │ │ │ + 1378: 00000000 0 FUNC GLOBAL DEFAULT UND shmdt@GLIBC_2.4 (6) │ │ │ │ + 1379: 00000000 0 FUNC GLOBAL DEFAULT UND mng_display │ │ │ │ + 1380: 00000000 0 FUNC GLOBAL DEFAULT UND glLoadMatrixf │ │ │ │ + 1381: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_unlock@GLIBC_2.4 (6) │ │ │ │ + 1382: 00000000 0 FUNC GLOBAL DEFAULT UND gdk_screen_get_width │ │ │ │ + 1383: 00000000 0 FUNC GLOBAL DEFAULT UND ass_set_margins │ │ │ │ + 1384: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_init@GLIBC_2.4 (6) │ │ │ │ + 1385: 00000000 0 FUNC GLOBAL DEFAULT UND cdio_paranoia_free@CDIO_PARANOIA_2 (18) │ │ │ │ + 1386: 00000000 0 FUNC GLOBAL DEFAULT UND ass_renderer_init │ │ │ │ + 1387: 00000000 0 FUNC GLOBAL DEFAULT UND enca_analyser_free │ │ │ │ + 1388: 00000000 0 FUNC GLOBAL DEFAULT UND av_buffer_alloc@LIBAVUTIL_59 (4) │ │ │ │ + 1389: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_box_set_spacing │ │ │ │ + 1390: 00000000 0 FUNC GLOBAL DEFAULT UND navRead_DSI │ │ │ │ + 1391: 00000000 0 FUNC GLOBAL DEFAULT UND cdio_read_mode2_sector@CDIO_19 (24) │ │ │ │ + 1392: 00000000 0 FUNC GLOBAL DEFAULT UND lirc_code2char │ │ │ │ + 1393: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_drop@ALSA_0.9 (5) │ │ │ │ + 1394: 00000000 0 FUNC GLOBAL DEFAULT UND gethostname@GLIBC_2.4 (6) │ │ │ │ + 1395: 00000000 0 FUNC GLOBAL DEFAULT UND strspn@GLIBC_2.4 (6) │ │ │ │ + 1396: 00000000 0 FUNC GLOBAL DEFAULT UND smbc_write@SMBCLIENT_0.1.0 (25) │ │ │ │ + 1397: 00000000 0 FUNC GLOBAL DEFAULT UND snd_pcm_writei@ALSA_0.9 (5) │ │ │ │ + 1398: 00000000 0 FUNC GLOBAL DEFAULT UND av_parser_init@LIBAVCODEC_61 (21) │ │ │ │ + 1399: 00000000 0 FUNC GLOBAL DEFAULT UND memccpy@GLIBC_2.4 (6) │ │ │ │ + 1400: 00000000 0 FUNC GLOBAL DEFAULT UND AuScanForTypedEvent │ │ │ │ + 1401: 00000000 0 FUNC GLOBAL DEFAULT UND dvdnav_get_spu_logical_stream │ │ │ │ + 1402: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_adjustment_set_upper │ │ │ │ + 1403: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_ctree_remove_node │ │ │ │ + 1404: 00000000 0 FUNC GLOBAL DEFAULT UND AuRegisterEventHandler │ │ │ │ + 1405: 00000000 0 FUNC GLOBAL DEFAULT UND jpeg_destroy_compress@LIBJPEG_6.2 (20) │ │ │ │ + 1406: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_main_iteration │ │ │ │ + 1407: 00000000 0 FUNC GLOBAL DEFAULT UND bind@GLIBC_2.4 (6) │ │ │ │ + 1408: 00000000 0 FUNC GLOBAL DEFAULT UND gtk_combo_box_text_append_text │ │ │ │ + 1409: 00000000 0 FUNC GLOBAL DEFAULT UND fribidi_unicode_to_charset │ │ │ │ + 1410: 00000000 0 OBJECT GLOBAL DEFAULT ABS MPLAYER_1 │ │ │ │ + 1411: 001d9260 4 OBJECT GLOBAL DEFAULT 15 _IO_stdin_used@@MPLAYER_1 │ │ │ ├── readelf --wide --relocs {} │ │ │ │ @@ -1,10573 +1,10568 @@ │ │ │ │ │ │ │ │ -Relocation section '.rel.dyn' at offset 0xcc4c contains 9203 entries: │ │ │ │ +Relocation section '.rel.dyn' at offset 0xcbdc contains 9203 entries: │ │ │ │ Offset Info Type Sym. Value Symbol's Name │ │ │ │ -0032a048 00000017 R_ARM_RELATIVE │ │ │ │ -0032a04c 00000017 R_ARM_RELATIVE │ │ │ │ -0032a050 00000017 R_ARM_RELATIVE │ │ │ │ -0032a064 00000017 R_ARM_RELATIVE │ │ │ │ -0032a068 00000017 R_ARM_RELATIVE │ │ │ │ -0032a080 00000017 R_ARM_RELATIVE │ │ │ │ -0032a098 00000017 R_ARM_RELATIVE │ │ │ │ -0032a0b0 00000017 R_ARM_RELATIVE │ │ │ │ -0032a0c4 00000017 R_ARM_RELATIVE │ │ │ │ -0032a0c8 00000017 R_ARM_RELATIVE │ │ │ │ -0032a0dc 00000017 R_ARM_RELATIVE │ │ │ │ -0032a0e0 00000017 R_ARM_RELATIVE │ │ │ │ -0032a0f4 00000017 R_ARM_RELATIVE │ │ │ │ -0032a0f8 00000017 R_ARM_RELATIVE │ │ │ │ -0032a10c 00000017 R_ARM_RELATIVE │ │ │ │ -0032a110 00000017 R_ARM_RELATIVE │ │ │ │ -0032a124 00000017 R_ARM_RELATIVE │ │ │ │ -0032a128 00000017 R_ARM_RELATIVE │ │ │ │ -0032a140 00000017 R_ARM_RELATIVE │ │ │ │ -0032a154 00000017 R_ARM_RELATIVE │ │ │ │ -0032a158 00000017 R_ARM_RELATIVE │ │ │ │ -0032a16c 00000017 R_ARM_RELATIVE │ │ │ │ -0032a170 00000017 R_ARM_RELATIVE │ │ │ │ -0032a184 00000017 R_ARM_RELATIVE │ │ │ │ -0032a188 00000017 R_ARM_RELATIVE │ │ │ │ -0032a19c 00000017 R_ARM_RELATIVE │ │ │ │ -0032a1a0 00000017 R_ARM_RELATIVE │ │ │ │ -0032a1b4 00000017 R_ARM_RELATIVE │ │ │ │ -0032a1b8 00000017 R_ARM_RELATIVE │ │ │ │ -0032a1cc 00000017 R_ARM_RELATIVE │ │ │ │ -0032a1d0 00000017 R_ARM_RELATIVE │ │ │ │ -0032a1e4 00000017 R_ARM_RELATIVE │ │ │ │ -0032a1e8 00000017 R_ARM_RELATIVE │ │ │ │ -0032a1fc 00000017 R_ARM_RELATIVE │ │ │ │ -0032a200 00000017 R_ARM_RELATIVE │ │ │ │ -0032a214 00000017 R_ARM_RELATIVE │ │ │ │ -0032a218 00000017 R_ARM_RELATIVE │ │ │ │ -0032a22c 00000017 R_ARM_RELATIVE │ │ │ │ -0032a230 00000017 R_ARM_RELATIVE │ │ │ │ -0032a244 00000017 R_ARM_RELATIVE │ │ │ │ -0032a248 00000017 R_ARM_RELATIVE │ │ │ │ -0032a25c 00000017 R_ARM_RELATIVE │ │ │ │ -0032a260 00000017 R_ARM_RELATIVE │ │ │ │ -0032a274 00000017 R_ARM_RELATIVE │ │ │ │ -0032a278 00000017 R_ARM_RELATIVE │ │ │ │ -0032a28c 00000017 R_ARM_RELATIVE │ │ │ │ -0032a290 00000017 R_ARM_RELATIVE │ │ │ │ -0032a2a4 00000017 R_ARM_RELATIVE │ │ │ │ -0032a2a8 00000017 R_ARM_RELATIVE │ │ │ │ -0032a2bc 00000017 R_ARM_RELATIVE │ │ │ │ -0032a2c0 00000017 R_ARM_RELATIVE │ │ │ │ -0032a2d4 00000017 R_ARM_RELATIVE │ │ │ │ -0032a2d8 00000017 R_ARM_RELATIVE │ │ │ │ -0032a2ec 00000017 R_ARM_RELATIVE │ │ │ │ -0032a2f0 00000017 R_ARM_RELATIVE │ │ │ │ -0032a304 00000017 R_ARM_RELATIVE │ │ │ │ -0032a308 00000017 R_ARM_RELATIVE │ │ │ │ -0032a31c 00000017 R_ARM_RELATIVE │ │ │ │ -0032a320 00000017 R_ARM_RELATIVE │ │ │ │ -0032a334 00000017 R_ARM_RELATIVE │ │ │ │ -0032a338 00000017 R_ARM_RELATIVE │ │ │ │ -0032a34c 00000017 R_ARM_RELATIVE │ │ │ │ -0032a350 00000017 R_ARM_RELATIVE │ │ │ │ -0032a368 00000017 R_ARM_RELATIVE │ │ │ │ -0032a37c 00000017 R_ARM_RELATIVE │ │ │ │ -0032a380 00000017 R_ARM_RELATIVE │ │ │ │ -0032a394 00000017 R_ARM_RELATIVE │ │ │ │ -0032a398 00000017 R_ARM_RELATIVE │ │ │ │ -0032a3ac 00000017 R_ARM_RELATIVE │ │ │ │ -0032a3b0 00000017 R_ARM_RELATIVE │ │ │ │ -0032a3c4 00000017 R_ARM_RELATIVE │ │ │ │ -0032a3e0 00000017 R_ARM_RELATIVE │ │ │ │ -0032a3e8 00000017 R_ARM_RELATIVE │ │ │ │ -0032a3f0 00000017 R_ARM_RELATIVE │ │ │ │ -0032a3f8 00000017 R_ARM_RELATIVE │ │ │ │ -0032a400 00000017 R_ARM_RELATIVE │ │ │ │ -0032a408 00000017 R_ARM_RELATIVE │ │ │ │ -0032a410 00000017 R_ARM_RELATIVE │ │ │ │ -0032a418 00000017 R_ARM_RELATIVE │ │ │ │ -0032a420 00000017 R_ARM_RELATIVE │ │ │ │ -0032a428 00000017 R_ARM_RELATIVE │ │ │ │ -0032a430 00000017 R_ARM_RELATIVE │ │ │ │ -0032a438 00000017 R_ARM_RELATIVE │ │ │ │ -0032a440 00000017 R_ARM_RELATIVE │ │ │ │ -0032a448 00000017 R_ARM_RELATIVE │ │ │ │ -0032a450 00000017 R_ARM_RELATIVE │ │ │ │ -0032a458 00000017 R_ARM_RELATIVE │ │ │ │ -0032a48c 00000017 R_ARM_RELATIVE │ │ │ │ -0032a4b4 00000017 R_ARM_RELATIVE │ │ │ │ -0032a4dc 00000017 R_ARM_RELATIVE │ │ │ │ -0032a504 00000017 R_ARM_RELATIVE │ │ │ │ -0032a52c 00000017 R_ARM_RELATIVE │ │ │ │ -0032a554 00000017 R_ARM_RELATIVE │ │ │ │ -0032a57c 00000017 R_ARM_RELATIVE │ │ │ │ -0032a5a4 00000017 R_ARM_RELATIVE │ │ │ │ -0032a5cc 00000017 R_ARM_RELATIVE │ │ │ │ -0032a5f4 00000017 R_ARM_RELATIVE │ │ │ │ -0032a61c 00000017 R_ARM_RELATIVE │ │ │ │ -0032a644 00000017 R_ARM_RELATIVE │ │ │ │ -0032a66c 00000017 R_ARM_RELATIVE │ │ │ │ -0032a694 00000017 R_ARM_RELATIVE │ │ │ │ -0032a6bc 00000017 R_ARM_RELATIVE │ │ │ │ -0032a6e4 00000017 R_ARM_RELATIVE │ │ │ │ -0032a70c 00000017 R_ARM_RELATIVE │ │ │ │ -0032a734 00000017 R_ARM_RELATIVE │ │ │ │ -0032a75c 00000017 R_ARM_RELATIVE │ │ │ │ -0032a784 00000017 R_ARM_RELATIVE │ │ │ │ -0032a7ac 00000017 R_ARM_RELATIVE │ │ │ │ -0032a7d4 00000017 R_ARM_RELATIVE │ │ │ │ -0032a7fc 00000017 R_ARM_RELATIVE │ │ │ │ -0032a824 00000017 R_ARM_RELATIVE │ │ │ │ -0032a84c 00000017 R_ARM_RELATIVE │ │ │ │ -0032a874 00000017 R_ARM_RELATIVE │ │ │ │ -0032a89c 00000017 R_ARM_RELATIVE │ │ │ │ -0032a8c4 00000017 R_ARM_RELATIVE │ │ │ │ -0032a8ec 00000017 R_ARM_RELATIVE │ │ │ │ -0032a914 00000017 R_ARM_RELATIVE │ │ │ │ -0032a93c 00000017 R_ARM_RELATIVE │ │ │ │ -0032a964 00000017 R_ARM_RELATIVE │ │ │ │ -0032a98c 00000017 R_ARM_RELATIVE │ │ │ │ -0032a9b4 00000017 R_ARM_RELATIVE │ │ │ │ -0032a9dc 00000017 R_ARM_RELATIVE │ │ │ │ -0032aa04 00000017 R_ARM_RELATIVE │ │ │ │ -0032aa2c 00000017 R_ARM_RELATIVE │ │ │ │ -0032aa54 00000017 R_ARM_RELATIVE │ │ │ │ -0032aa7c 00000017 R_ARM_RELATIVE │ │ │ │ -0032aaa4 00000017 R_ARM_RELATIVE │ │ │ │ -0032aacc 00000017 R_ARM_RELATIVE │ │ │ │ -0032aaf4 00000017 R_ARM_RELATIVE │ │ │ │ -0032ab1c 00000017 R_ARM_RELATIVE │ │ │ │ -0032ab44 00000017 R_ARM_RELATIVE │ │ │ │ -0032ab6c 00000017 R_ARM_RELATIVE │ │ │ │ -0032ab94 00000017 R_ARM_RELATIVE │ │ │ │ -0032abbc 00000017 R_ARM_RELATIVE │ │ │ │ -0032abe4 00000017 R_ARM_RELATIVE │ │ │ │ -0032ac0c 00000017 R_ARM_RELATIVE │ │ │ │ -0032ac34 00000017 R_ARM_RELATIVE │ │ │ │ -0032ac5c 00000017 R_ARM_RELATIVE │ │ │ │ -0032ac84 00000017 R_ARM_RELATIVE │ │ │ │ -0032acac 00000017 R_ARM_RELATIVE │ │ │ │ -0032acd4 00000017 R_ARM_RELATIVE │ │ │ │ -0032acfc 00000017 R_ARM_RELATIVE │ │ │ │ -0032ad24 00000017 R_ARM_RELATIVE │ │ │ │ -0032ad4c 00000017 R_ARM_RELATIVE │ │ │ │ -0032ad74 00000017 R_ARM_RELATIVE │ │ │ │ -0032ad9c 00000017 R_ARM_RELATIVE │ │ │ │ -0032adc4 00000017 R_ARM_RELATIVE │ │ │ │ -0032adec 00000017 R_ARM_RELATIVE │ │ │ │ -0032ae14 00000017 R_ARM_RELATIVE │ │ │ │ -0032ae3c 00000017 R_ARM_RELATIVE │ │ │ │ -0032ae64 00000017 R_ARM_RELATIVE │ │ │ │ -0032ae8c 00000017 R_ARM_RELATIVE │ │ │ │ -0032aeb4 00000017 R_ARM_RELATIVE │ │ │ │ -0032aedc 00000017 R_ARM_RELATIVE │ │ │ │ -0032af04 00000017 R_ARM_RELATIVE │ │ │ │ -0032af2c 00000017 R_ARM_RELATIVE │ │ │ │ -0032af54 00000017 R_ARM_RELATIVE │ │ │ │ -0032af7c 00000017 R_ARM_RELATIVE │ │ │ │ -0032afa4 00000017 R_ARM_RELATIVE │ │ │ │ -0032afcc 00000017 R_ARM_RELATIVE │ │ │ │ -0032aff4 00000017 R_ARM_RELATIVE │ │ │ │ -0032b01c 00000017 R_ARM_RELATIVE │ │ │ │ -0032b044 00000017 R_ARM_RELATIVE │ │ │ │ -0032b06c 00000017 R_ARM_RELATIVE │ │ │ │ -0032b094 00000017 R_ARM_RELATIVE │ │ │ │ -0032b0bc 00000017 R_ARM_RELATIVE │ │ │ │ -0032b0e4 00000017 R_ARM_RELATIVE │ │ │ │ -0032b10c 00000017 R_ARM_RELATIVE │ │ │ │ -0032b134 00000017 R_ARM_RELATIVE │ │ │ │ -0032b15c 00000017 R_ARM_RELATIVE │ │ │ │ -0032b184 00000017 R_ARM_RELATIVE │ │ │ │ -0032b1ac 00000017 R_ARM_RELATIVE │ │ │ │ -0032b1d4 00000017 R_ARM_RELATIVE │ │ │ │ -0032b1fc 00000017 R_ARM_RELATIVE │ │ │ │ -0032b224 00000017 R_ARM_RELATIVE │ │ │ │ -0032b24c 00000017 R_ARM_RELATIVE │ │ │ │ -0032b274 00000017 R_ARM_RELATIVE │ │ │ │ -0032b29c 00000017 R_ARM_RELATIVE │ │ │ │ -0032b2c4 00000017 R_ARM_RELATIVE │ │ │ │ -0032b2ec 00000017 R_ARM_RELATIVE │ │ │ │ -0032b314 00000017 R_ARM_RELATIVE │ │ │ │ -0032b33c 00000017 R_ARM_RELATIVE │ │ │ │ -0032b364 00000017 R_ARM_RELATIVE │ │ │ │ -0032b38c 00000017 R_ARM_RELATIVE │ │ │ │ -0032b3b4 00000017 R_ARM_RELATIVE │ │ │ │ -0032b3dc 00000017 R_ARM_RELATIVE │ │ │ │ -0032b404 00000017 R_ARM_RELATIVE │ │ │ │ -0032b42c 00000017 R_ARM_RELATIVE │ │ │ │ -0032b454 00000017 R_ARM_RELATIVE │ │ │ │ -0032b47c 00000017 R_ARM_RELATIVE │ │ │ │ -0032b4a4 00000017 R_ARM_RELATIVE │ │ │ │ -0032b4cc 00000017 R_ARM_RELATIVE │ │ │ │ -0032b4f4 00000017 R_ARM_RELATIVE │ │ │ │ -0032b51c 00000017 R_ARM_RELATIVE │ │ │ │ -0032b544 00000017 R_ARM_RELATIVE │ │ │ │ -0032b56c 00000017 R_ARM_RELATIVE │ │ │ │ -0032b594 00000017 R_ARM_RELATIVE │ │ │ │ -0032b5bc 00000017 R_ARM_RELATIVE │ │ │ │ -0032b5e4 00000017 R_ARM_RELATIVE │ │ │ │ -0032b60c 00000017 R_ARM_RELATIVE │ │ │ │ -0032b638 00000017 R_ARM_RELATIVE │ │ │ │ -0032b63c 00000017 R_ARM_RELATIVE │ │ │ │ -0032b640 00000017 R_ARM_RELATIVE │ │ │ │ -0032b644 00000017 R_ARM_RELATIVE │ │ │ │ -0032b648 00000017 R_ARM_RELATIVE │ │ │ │ -0032b64c 00000017 R_ARM_RELATIVE │ │ │ │ -0032b650 00000017 R_ARM_RELATIVE │ │ │ │ -0032b654 00000017 R_ARM_RELATIVE │ │ │ │ -0032b658 00000017 R_ARM_RELATIVE │ │ │ │ -0032b65c 00000017 R_ARM_RELATIVE │ │ │ │ -0032b660 00000017 R_ARM_RELATIVE │ │ │ │ -0032b664 00000017 R_ARM_RELATIVE │ │ │ │ -0032b668 00000017 R_ARM_RELATIVE │ │ │ │ -0032b66c 00000017 R_ARM_RELATIVE │ │ │ │ -0032b670 00000017 R_ARM_RELATIVE │ │ │ │ -0032b674 00000017 R_ARM_RELATIVE │ │ │ │ -0032b678 00000017 R_ARM_RELATIVE │ │ │ │ -0032b67c 00000017 R_ARM_RELATIVE │ │ │ │ -0032b680 00000017 R_ARM_RELATIVE │ │ │ │ -0032b684 00000017 R_ARM_RELATIVE │ │ │ │ -0032b688 00000017 R_ARM_RELATIVE │ │ │ │ -0032b68c 00000017 R_ARM_RELATIVE │ │ │ │ -0032b690 00000017 R_ARM_RELATIVE │ │ │ │ -0032b694 00000017 R_ARM_RELATIVE │ │ │ │ -0032b698 00000017 R_ARM_RELATIVE │ │ │ │ -0032b69c 00000017 R_ARM_RELATIVE │ │ │ │ -0032b6a0 00000017 R_ARM_RELATIVE │ │ │ │ -0032b6a4 00000017 R_ARM_RELATIVE │ │ │ │ -0032b6a8 00000017 R_ARM_RELATIVE │ │ │ │ -0032b6ac 00000017 R_ARM_RELATIVE │ │ │ │ -0032b6b0 00000017 R_ARM_RELATIVE │ │ │ │ -0032b6b4 00000017 R_ARM_RELATIVE │ │ │ │ -0032b6b8 00000017 R_ARM_RELATIVE │ │ │ │ -0032b6bc 00000017 R_ARM_RELATIVE │ │ │ │ -0032b6c0 00000017 R_ARM_RELATIVE │ │ │ │ -0032b6c4 00000017 R_ARM_RELATIVE │ │ │ │ -0032b6c8 00000017 R_ARM_RELATIVE │ │ │ │ -0032b6cc 00000017 R_ARM_RELATIVE │ │ │ │ -0032b6d0 00000017 R_ARM_RELATIVE │ │ │ │ -0032b6d4 00000017 R_ARM_RELATIVE │ │ │ │ -0032b6d8 00000017 R_ARM_RELATIVE │ │ │ │ -0032b6dc 00000017 R_ARM_RELATIVE │ │ │ │ -0032b6e0 00000017 R_ARM_RELATIVE │ │ │ │ -0032b6e4 00000017 R_ARM_RELATIVE │ │ │ │ -0032b6e8 00000017 R_ARM_RELATIVE │ │ │ │ -0032b6ec 00000017 R_ARM_RELATIVE │ │ │ │ -0032b6f0 00000017 R_ARM_RELATIVE │ │ │ │ -0032b6f8 00000017 R_ARM_RELATIVE │ │ │ │ -0032b6fc 00000017 R_ARM_RELATIVE │ │ │ │ -0032b700 00000017 R_ARM_RELATIVE │ │ │ │ -0032b704 00000017 R_ARM_RELATIVE │ │ │ │ -0032b708 00000017 R_ARM_RELATIVE │ │ │ │ -0032b70c 00000017 R_ARM_RELATIVE │ │ │ │ -0032b710 00000017 R_ARM_RELATIVE │ │ │ │ -0032b714 00000017 R_ARM_RELATIVE │ │ │ │ -0032b718 00000017 R_ARM_RELATIVE │ │ │ │ -0032b71c 00000017 R_ARM_RELATIVE │ │ │ │ -0032b720 00000017 R_ARM_RELATIVE │ │ │ │ -0032b724 00000017 R_ARM_RELATIVE │ │ │ │ -0032b72c 00000017 R_ARM_RELATIVE │ │ │ │ -0032b730 00000017 R_ARM_RELATIVE │ │ │ │ -0032b734 00000017 R_ARM_RELATIVE │ │ │ │ -0032b738 00000017 R_ARM_RELATIVE │ │ │ │ -0032b73c 00000017 R_ARM_RELATIVE │ │ │ │ -0032b740 00000017 R_ARM_RELATIVE │ │ │ │ -0032b744 00000017 R_ARM_RELATIVE │ │ │ │ -0032b748 00000017 R_ARM_RELATIVE │ │ │ │ -0032b74c 00000017 R_ARM_RELATIVE │ │ │ │ -0032b750 00000017 R_ARM_RELATIVE │ │ │ │ -0032b754 00000017 R_ARM_RELATIVE │ │ │ │ -0032b758 00000017 R_ARM_RELATIVE │ │ │ │ -0032b75c 00000017 R_ARM_RELATIVE │ │ │ │ -0032b760 00000017 R_ARM_RELATIVE │ │ │ │ -0032b764 00000017 R_ARM_RELATIVE │ │ │ │ -0032b768 00000017 R_ARM_RELATIVE │ │ │ │ -0032b76c 00000017 R_ARM_RELATIVE │ │ │ │ -0032b770 00000017 R_ARM_RELATIVE │ │ │ │ -0032b774 00000017 R_ARM_RELATIVE │ │ │ │ -0032b778 00000017 R_ARM_RELATIVE │ │ │ │ -0032b77c 00000017 R_ARM_RELATIVE │ │ │ │ -0032b780 00000017 R_ARM_RELATIVE │ │ │ │ -0032b784 00000017 R_ARM_RELATIVE │ │ │ │ -0032b788 00000017 R_ARM_RELATIVE │ │ │ │ -0032b78c 00000017 R_ARM_RELATIVE │ │ │ │ -0032b790 00000017 R_ARM_RELATIVE │ │ │ │ -0032b794 00000017 R_ARM_RELATIVE │ │ │ │ -0032b798 00000017 R_ARM_RELATIVE │ │ │ │ -0032b79c 00000017 R_ARM_RELATIVE │ │ │ │ -0032b7a0 00000017 R_ARM_RELATIVE │ │ │ │ -0032b7a4 00000017 R_ARM_RELATIVE │ │ │ │ -0032b7a8 00000017 R_ARM_RELATIVE │ │ │ │ -0032b7ac 00000017 R_ARM_RELATIVE │ │ │ │ -0032b7b0 00000017 R_ARM_RELATIVE │ │ │ │ -0032b7b4 00000017 R_ARM_RELATIVE │ │ │ │ -0032b7b8 00000017 R_ARM_RELATIVE │ │ │ │ -0032b7bc 00000017 R_ARM_RELATIVE │ │ │ │ -0032b7c0 00000017 R_ARM_RELATIVE │ │ │ │ -0032b7c4 00000017 R_ARM_RELATIVE │ │ │ │ -0032b7c8 00000017 R_ARM_RELATIVE │ │ │ │ -0032b7cc 00000017 R_ARM_RELATIVE │ │ │ │ -0032b7d0 00000017 R_ARM_RELATIVE │ │ │ │ -0032b7d8 00000017 R_ARM_RELATIVE │ │ │ │ -0032b7dc 00000017 R_ARM_RELATIVE │ │ │ │ -0032b7e0 00000017 R_ARM_RELATIVE │ │ │ │ -0032b7e4 00000017 R_ARM_RELATIVE │ │ │ │ -0032b7e8 00000017 R_ARM_RELATIVE │ │ │ │ -0032b7ec 00000017 R_ARM_RELATIVE │ │ │ │ -0032b7f0 00000017 R_ARM_RELATIVE │ │ │ │ -0032b7f4 00000017 R_ARM_RELATIVE │ │ │ │ -0032b7f8 00000017 R_ARM_RELATIVE │ │ │ │ -0032b7fc 00000017 R_ARM_RELATIVE │ │ │ │ -0032b800 00000017 R_ARM_RELATIVE │ │ │ │ -0032b804 00000017 R_ARM_RELATIVE │ │ │ │ -0032b808 00000017 R_ARM_RELATIVE │ │ │ │ -0032b810 00000017 R_ARM_RELATIVE │ │ │ │ -0032b814 00000017 R_ARM_RELATIVE │ │ │ │ -0032b818 00000017 R_ARM_RELATIVE │ │ │ │ -0032b81c 00000017 R_ARM_RELATIVE │ │ │ │ -0032b820 00000017 R_ARM_RELATIVE │ │ │ │ -0032b824 00000017 R_ARM_RELATIVE │ │ │ │ -0032b828 00000017 R_ARM_RELATIVE │ │ │ │ -0032b82c 00000017 R_ARM_RELATIVE │ │ │ │ -0032b830 00000017 R_ARM_RELATIVE │ │ │ │ -0032b834 00000017 R_ARM_RELATIVE │ │ │ │ -0032b838 00000017 R_ARM_RELATIVE │ │ │ │ -0032b83c 00000017 R_ARM_RELATIVE │ │ │ │ -0032b840 00000017 R_ARM_RELATIVE │ │ │ │ -0032b844 00000017 R_ARM_RELATIVE │ │ │ │ -0032b848 00000017 R_ARM_RELATIVE │ │ │ │ -0032b84c 00000017 R_ARM_RELATIVE │ │ │ │ -0032b854 00000017 R_ARM_RELATIVE │ │ │ │ -0032b858 00000017 R_ARM_RELATIVE │ │ │ │ -0032b85c 00000017 R_ARM_RELATIVE │ │ │ │ -0032b860 00000017 R_ARM_RELATIVE │ │ │ │ -0032b864 00000017 R_ARM_RELATIVE │ │ │ │ -0032b868 00000017 R_ARM_RELATIVE │ │ │ │ -0032b86c 00000017 R_ARM_RELATIVE │ │ │ │ -0032b870 00000017 R_ARM_RELATIVE │ │ │ │ -0032b874 00000017 R_ARM_RELATIVE │ │ │ │ -0032b878 00000017 R_ARM_RELATIVE │ │ │ │ -0032b880 00000017 R_ARM_RELATIVE │ │ │ │ -0032b888 00000017 R_ARM_RELATIVE │ │ │ │ -0032b890 00000017 R_ARM_RELATIVE │ │ │ │ -0032b894 00000017 R_ARM_RELATIVE │ │ │ │ -0032b898 00000017 R_ARM_RELATIVE │ │ │ │ -0032b8a0 00000017 R_ARM_RELATIVE │ │ │ │ -0032b8a8 00000017 R_ARM_RELATIVE │ │ │ │ -0032b8b0 00000017 R_ARM_RELATIVE │ │ │ │ -0032b8c8 00000017 R_ARM_RELATIVE │ │ │ │ -0032b8cc 00000017 R_ARM_RELATIVE │ │ │ │ -0032b8d0 00000017 R_ARM_RELATIVE │ │ │ │ -0032b8d4 00000017 R_ARM_RELATIVE │ │ │ │ -0032b8e0 00000017 R_ARM_RELATIVE │ │ │ │ -0032b8e4 00000017 R_ARM_RELATIVE │ │ │ │ -0032b8e8 00000017 R_ARM_RELATIVE │ │ │ │ -0032b8ec 00000017 R_ARM_RELATIVE │ │ │ │ -0032b8f0 00000017 R_ARM_RELATIVE │ │ │ │ -0032b8f4 00000017 R_ARM_RELATIVE │ │ │ │ -0032b8f8 00000017 R_ARM_RELATIVE │ │ │ │ -0032b8fc 00000017 R_ARM_RELATIVE │ │ │ │ -0032b900 00000017 R_ARM_RELATIVE │ │ │ │ -0032b908 00000017 R_ARM_RELATIVE │ │ │ │ -0032b910 00000017 R_ARM_RELATIVE │ │ │ │ -0032b918 00000017 R_ARM_RELATIVE │ │ │ │ -0032b930 00000017 R_ARM_RELATIVE │ │ │ │ -0032b934 00000017 R_ARM_RELATIVE │ │ │ │ -0032b938 00000017 R_ARM_RELATIVE │ │ │ │ -0032b93c 00000017 R_ARM_RELATIVE │ │ │ │ -0032b944 00000017 R_ARM_RELATIVE │ │ │ │ -0032b948 00000017 R_ARM_RELATIVE │ │ │ │ -0032b94c 00000017 R_ARM_RELATIVE │ │ │ │ -0032b950 00000017 R_ARM_RELATIVE │ │ │ │ -0032b954 00000017 R_ARM_RELATIVE │ │ │ │ -0032b958 00000017 R_ARM_RELATIVE │ │ │ │ -0032b95c 00000017 R_ARM_RELATIVE │ │ │ │ -0032b960 00000017 R_ARM_RELATIVE │ │ │ │ -0032b964 00000017 R_ARM_RELATIVE │ │ │ │ -0032b968 00000017 R_ARM_RELATIVE │ │ │ │ -0032b96c 00000017 R_ARM_RELATIVE │ │ │ │ -0032b970 00000017 R_ARM_RELATIVE │ │ │ │ -0032b974 00000017 R_ARM_RELATIVE │ │ │ │ -0032b980 00000017 R_ARM_RELATIVE │ │ │ │ -0032b988 00000017 R_ARM_RELATIVE │ │ │ │ -0032b990 00000017 R_ARM_RELATIVE │ │ │ │ -0032b998 00000017 R_ARM_RELATIVE │ │ │ │ -0032b9a0 00000017 R_ARM_RELATIVE │ │ │ │ -0032b9a8 00000017 R_ARM_RELATIVE │ │ │ │ -0032b9b0 00000017 R_ARM_RELATIVE │ │ │ │ -0032b9b8 00000017 R_ARM_RELATIVE │ │ │ │ -0032b9c0 00000017 R_ARM_RELATIVE │ │ │ │ -0032b9c8 00000017 R_ARM_RELATIVE │ │ │ │ -0032b9d0 00000017 R_ARM_RELATIVE │ │ │ │ -0032b9d8 00000017 R_ARM_RELATIVE │ │ │ │ -0032b9e0 00000017 R_ARM_RELATIVE │ │ │ │ -0032b9e8 00000017 R_ARM_RELATIVE │ │ │ │ -0032b9f0 00000017 R_ARM_RELATIVE │ │ │ │ -0032b9f8 00000017 R_ARM_RELATIVE │ │ │ │ -0032ba00 00000017 R_ARM_RELATIVE │ │ │ │ -0032ba08 00000017 R_ARM_RELATIVE │ │ │ │ -0032ba10 00000017 R_ARM_RELATIVE │ │ │ │ -0032ba18 00000017 R_ARM_RELATIVE │ │ │ │ -0032ba20 00000017 R_ARM_RELATIVE │ │ │ │ -0032ba28 00000017 R_ARM_RELATIVE │ │ │ │ -0032ba30 00000017 R_ARM_RELATIVE │ │ │ │ -0032ba38 00000017 R_ARM_RELATIVE │ │ │ │ -0032ba40 00000017 R_ARM_RELATIVE │ │ │ │ -0032ba48 00000017 R_ARM_RELATIVE │ │ │ │ -0032ba50 00000017 R_ARM_RELATIVE │ │ │ │ -0032ba58 00000017 R_ARM_RELATIVE │ │ │ │ -0032ba60 00000017 R_ARM_RELATIVE │ │ │ │ -0032ba68 00000017 R_ARM_RELATIVE │ │ │ │ -0032ba70 00000017 R_ARM_RELATIVE │ │ │ │ -0032ba78 00000017 R_ARM_RELATIVE │ │ │ │ -0032ba80 00000017 R_ARM_RELATIVE │ │ │ │ -0032ba88 00000017 R_ARM_RELATIVE │ │ │ │ -0032ba90 00000017 R_ARM_RELATIVE │ │ │ │ -0032ba98 00000017 R_ARM_RELATIVE │ │ │ │ -0032baa0 00000017 R_ARM_RELATIVE │ │ │ │ -0032baa8 00000017 R_ARM_RELATIVE │ │ │ │ -0032bab0 00000017 R_ARM_RELATIVE │ │ │ │ -0032bab8 00000017 R_ARM_RELATIVE │ │ │ │ -0032bac0 00000017 R_ARM_RELATIVE │ │ │ │ -0032bac8 00000017 R_ARM_RELATIVE │ │ │ │ -0032bad0 00000017 R_ARM_RELATIVE │ │ │ │ -0032bad8 00000017 R_ARM_RELATIVE │ │ │ │ -0032bae0 00000017 R_ARM_RELATIVE │ │ │ │ -0032bae8 00000017 R_ARM_RELATIVE │ │ │ │ -0032baf0 00000017 R_ARM_RELATIVE │ │ │ │ -0032baf8 00000017 R_ARM_RELATIVE │ │ │ │ -0032bb00 00000017 R_ARM_RELATIVE │ │ │ │ -0032bb08 00000017 R_ARM_RELATIVE │ │ │ │ -0032bb14 00000017 R_ARM_RELATIVE │ │ │ │ -0032bb20 00000017 R_ARM_RELATIVE │ │ │ │ -0032bb2c 00000017 R_ARM_RELATIVE │ │ │ │ -0032bb38 00000017 R_ARM_RELATIVE │ │ │ │ -0032bb44 00000017 R_ARM_RELATIVE │ │ │ │ -0032bb50 00000017 R_ARM_RELATIVE │ │ │ │ -0032bb5c 00000017 R_ARM_RELATIVE │ │ │ │ -0032bb68 00000017 R_ARM_RELATIVE │ │ │ │ -0032bb74 00000017 R_ARM_RELATIVE │ │ │ │ -0032bb80 00000017 R_ARM_RELATIVE │ │ │ │ -0032bb8c 00000017 R_ARM_RELATIVE │ │ │ │ -0032bb98 00000017 R_ARM_RELATIVE │ │ │ │ -0032bba4 00000017 R_ARM_RELATIVE │ │ │ │ -0032bbb0 00000017 R_ARM_RELATIVE │ │ │ │ -0032bbc8 00000017 R_ARM_RELATIVE │ │ │ │ -0032bbcc 00000017 R_ARM_RELATIVE │ │ │ │ -0032bbd4 00000017 R_ARM_RELATIVE │ │ │ │ -0032bbd8 00000017 R_ARM_RELATIVE │ │ │ │ -0032bbe0 00000017 R_ARM_RELATIVE │ │ │ │ -0032bbe4 00000017 R_ARM_RELATIVE │ │ │ │ -0032bbec 00000017 R_ARM_RELATIVE │ │ │ │ -0032bbf0 00000017 R_ARM_RELATIVE │ │ │ │ -0032bbf8 00000017 R_ARM_RELATIVE │ │ │ │ -0032bbfc 00000017 R_ARM_RELATIVE │ │ │ │ -0032bc04 00000017 R_ARM_RELATIVE │ │ │ │ -0032bc08 00000017 R_ARM_RELATIVE │ │ │ │ -0032bc10 00000017 R_ARM_RELATIVE │ │ │ │ -0032bc14 00000017 R_ARM_RELATIVE │ │ │ │ -0032bc1c 00000017 R_ARM_RELATIVE │ │ │ │ -0032bc20 00000017 R_ARM_RELATIVE │ │ │ │ -0032bc34 00000017 R_ARM_RELATIVE │ │ │ │ -0032bc38 00000017 R_ARM_RELATIVE │ │ │ │ -0032bc3c 00000017 R_ARM_RELATIVE │ │ │ │ -0032bc40 00000017 R_ARM_RELATIVE │ │ │ │ -0032bc48 00000017 R_ARM_RELATIVE │ │ │ │ -0032bc4c 00000017 R_ARM_RELATIVE │ │ │ │ -0032bc50 00000017 R_ARM_RELATIVE │ │ │ │ -0032bc54 00000017 R_ARM_RELATIVE │ │ │ │ -0032bc58 00000017 R_ARM_RELATIVE │ │ │ │ -0032bc5c 00000017 R_ARM_RELATIVE │ │ │ │ -0032bc60 00000017 R_ARM_RELATIVE │ │ │ │ -0032bc64 00000017 R_ARM_RELATIVE │ │ │ │ -0032bc68 00000017 R_ARM_RELATIVE │ │ │ │ -0032bc6c 00000017 R_ARM_RELATIVE │ │ │ │ -0032bc70 00000017 R_ARM_RELATIVE │ │ │ │ -0032bc74 00000017 R_ARM_RELATIVE │ │ │ │ -0032bc78 00000017 R_ARM_RELATIVE │ │ │ │ -0032bc80 00000017 R_ARM_RELATIVE │ │ │ │ -0032bc84 00000017 R_ARM_RELATIVE │ │ │ │ -0032bc88 00000017 R_ARM_RELATIVE │ │ │ │ -0032bc8c 00000017 R_ARM_RELATIVE │ │ │ │ -0032bc90 00000017 R_ARM_RELATIVE │ │ │ │ -0032bc94 00000017 R_ARM_RELATIVE │ │ │ │ -0032bc98 00000017 R_ARM_RELATIVE │ │ │ │ -0032bc9c 00000017 R_ARM_RELATIVE │ │ │ │ -0032bca0 00000017 R_ARM_RELATIVE │ │ │ │ -0032bca4 00000017 R_ARM_RELATIVE │ │ │ │ -0032bca8 00000017 R_ARM_RELATIVE │ │ │ │ -0032bcac 00000017 R_ARM_RELATIVE │ │ │ │ -0032bcb0 00000017 R_ARM_RELATIVE │ │ │ │ -0032bcb4 00000017 R_ARM_RELATIVE │ │ │ │ -0032bcb8 00000017 R_ARM_RELATIVE │ │ │ │ -0032bcbc 00000017 R_ARM_RELATIVE │ │ │ │ -0032bcc0 00000017 R_ARM_RELATIVE │ │ │ │ -0032bcc4 00000017 R_ARM_RELATIVE │ │ │ │ -0032bcc8 00000017 R_ARM_RELATIVE │ │ │ │ -0032bccc 00000017 R_ARM_RELATIVE │ │ │ │ -0032bcd0 00000017 R_ARM_RELATIVE │ │ │ │ -0032bcd4 00000017 R_ARM_RELATIVE │ │ │ │ -0032bcd8 00000017 R_ARM_RELATIVE │ │ │ │ -0032bce0 00000017 R_ARM_RELATIVE │ │ │ │ -0032bce8 00000017 R_ARM_RELATIVE │ │ │ │ -0032bcf0 00000017 R_ARM_RELATIVE │ │ │ │ -0032bcf8 00000017 R_ARM_RELATIVE │ │ │ │ -0032bd00 00000017 R_ARM_RELATIVE │ │ │ │ -0032bd08 00000017 R_ARM_RELATIVE │ │ │ │ -0032bd10 00000017 R_ARM_RELATIVE │ │ │ │ -0032bd18 00000017 R_ARM_RELATIVE │ │ │ │ -0032bd20 00000017 R_ARM_RELATIVE │ │ │ │ -0032bd28 00000017 R_ARM_RELATIVE │ │ │ │ -0032bd30 00000017 R_ARM_RELATIVE │ │ │ │ -0032bd38 00000017 R_ARM_RELATIVE │ │ │ │ -0032bd40 00000017 R_ARM_RELATIVE │ │ │ │ -0032bd48 00000017 R_ARM_RELATIVE │ │ │ │ -0032bd50 00000017 R_ARM_RELATIVE │ │ │ │ -0032bd58 00000017 R_ARM_RELATIVE │ │ │ │ -0032bd60 00000017 R_ARM_RELATIVE │ │ │ │ -0032bd68 00000017 R_ARM_RELATIVE │ │ │ │ -0032bd70 00000017 R_ARM_RELATIVE │ │ │ │ -0032bd78 00000017 R_ARM_RELATIVE │ │ │ │ -0032bd80 00000017 R_ARM_RELATIVE │ │ │ │ -0032bd88 00000017 R_ARM_RELATIVE │ │ │ │ -0032bd90 00000017 R_ARM_RELATIVE │ │ │ │ -0032bd98 00000017 R_ARM_RELATIVE │ │ │ │ -0032bda0 00000017 R_ARM_RELATIVE │ │ │ │ -0032bda8 00000017 R_ARM_RELATIVE │ │ │ │ -0032bdb0 00000017 R_ARM_RELATIVE │ │ │ │ -0032bdb8 00000017 R_ARM_RELATIVE │ │ │ │ -0032bdc0 00000017 R_ARM_RELATIVE │ │ │ │ -0032bdc8 00000017 R_ARM_RELATIVE │ │ │ │ -0032bdd0 00000017 R_ARM_RELATIVE │ │ │ │ -0032bdd8 00000017 R_ARM_RELATIVE │ │ │ │ -0032bde0 00000017 R_ARM_RELATIVE │ │ │ │ -0032bde8 00000017 R_ARM_RELATIVE │ │ │ │ -0032bdf0 00000017 R_ARM_RELATIVE │ │ │ │ -0032bdf8 00000017 R_ARM_RELATIVE │ │ │ │ -0032be00 00000017 R_ARM_RELATIVE │ │ │ │ -0032be08 00000017 R_ARM_RELATIVE │ │ │ │ -0032be10 00000017 R_ARM_RELATIVE │ │ │ │ -0032be18 00000017 R_ARM_RELATIVE │ │ │ │ -0032be20 00000017 R_ARM_RELATIVE │ │ │ │ -0032be28 00000017 R_ARM_RELATIVE │ │ │ │ -0032be30 00000017 R_ARM_RELATIVE │ │ │ │ -0032be38 00000017 R_ARM_RELATIVE │ │ │ │ -0032be40 00000017 R_ARM_RELATIVE │ │ │ │ -0032be48 00000017 R_ARM_RELATIVE │ │ │ │ -0032be4c 00000017 R_ARM_RELATIVE │ │ │ │ -0032be50 00000017 R_ARM_RELATIVE │ │ │ │ -0032be54 00000017 R_ARM_RELATIVE │ │ │ │ -0032be58 00000017 R_ARM_RELATIVE │ │ │ │ -0032be5c 00000017 R_ARM_RELATIVE │ │ │ │ -0032be60 00000017 R_ARM_RELATIVE │ │ │ │ -0032be64 00000017 R_ARM_RELATIVE │ │ │ │ -0032be68 00000017 R_ARM_RELATIVE │ │ │ │ -0032be6c 00000017 R_ARM_RELATIVE │ │ │ │ -0032be70 00000017 R_ARM_RELATIVE │ │ │ │ -0032be74 00000017 R_ARM_RELATIVE │ │ │ │ -0032be78 00000017 R_ARM_RELATIVE │ │ │ │ -0032be7c 00000017 R_ARM_RELATIVE │ │ │ │ -0032be80 00000017 R_ARM_RELATIVE │ │ │ │ -0032be84 00000017 R_ARM_RELATIVE │ │ │ │ -0032be88 00000017 R_ARM_RELATIVE │ │ │ │ -0032be8c 00000017 R_ARM_RELATIVE │ │ │ │ -0032be90 00000017 R_ARM_RELATIVE │ │ │ │ -0032be94 00000017 R_ARM_RELATIVE │ │ │ │ -0032be98 00000017 R_ARM_RELATIVE │ │ │ │ -0032be9c 00000017 R_ARM_RELATIVE │ │ │ │ -0032bea0 00000017 R_ARM_RELATIVE │ │ │ │ -0032bea4 00000017 R_ARM_RELATIVE │ │ │ │ -0032bea8 00000017 R_ARM_RELATIVE │ │ │ │ -0032beac 00000017 R_ARM_RELATIVE │ │ │ │ -0032beb0 00000017 R_ARM_RELATIVE │ │ │ │ -0032beb4 00000017 R_ARM_RELATIVE │ │ │ │ -0032beb8 00000017 R_ARM_RELATIVE │ │ │ │ -0032bebc 00000017 R_ARM_RELATIVE │ │ │ │ -0032bec0 00000017 R_ARM_RELATIVE │ │ │ │ -0032bec4 00000017 R_ARM_RELATIVE │ │ │ │ -0032bec8 00000017 R_ARM_RELATIVE │ │ │ │ -0032becc 00000017 R_ARM_RELATIVE │ │ │ │ -0032bed0 00000017 R_ARM_RELATIVE │ │ │ │ -0032bed4 00000017 R_ARM_RELATIVE │ │ │ │ -0032bed8 00000017 R_ARM_RELATIVE │ │ │ │ -0032bedc 00000017 R_ARM_RELATIVE │ │ │ │ -0032bee0 00000017 R_ARM_RELATIVE │ │ │ │ -0032beec 00000017 R_ARM_RELATIVE │ │ │ │ -0032bef0 00000017 R_ARM_RELATIVE │ │ │ │ -0032bef4 00000017 R_ARM_RELATIVE │ │ │ │ -0032bef8 00000017 R_ARM_RELATIVE │ │ │ │ -0032befc 00000017 R_ARM_RELATIVE │ │ │ │ -0032bf00 00000017 R_ARM_RELATIVE │ │ │ │ -0032bf04 00000017 R_ARM_RELATIVE │ │ │ │ -0032bf08 00000017 R_ARM_RELATIVE │ │ │ │ -0032bf0c 00000017 R_ARM_RELATIVE │ │ │ │ -0032bf10 00000017 R_ARM_RELATIVE │ │ │ │ -0032bf14 00000017 R_ARM_RELATIVE │ │ │ │ -0032bf18 00000017 R_ARM_RELATIVE │ │ │ │ -0032bf1c 00000017 R_ARM_RELATIVE │ │ │ │ -0032bf20 00000017 R_ARM_RELATIVE │ │ │ │ -0032bf24 00000017 R_ARM_RELATIVE │ │ │ │ -0032bf28 00000017 R_ARM_RELATIVE │ │ │ │ -0032bf2c 00000017 R_ARM_RELATIVE │ │ │ │ -0032bf30 00000017 R_ARM_RELATIVE │ │ │ │ -0032bf34 00000017 R_ARM_RELATIVE │ │ │ │ -0032bf38 00000017 R_ARM_RELATIVE │ │ │ │ -0032bf3c 00000017 R_ARM_RELATIVE │ │ │ │ -0032bf40 00000017 R_ARM_RELATIVE │ │ │ │ -0032bf44 00000017 R_ARM_RELATIVE │ │ │ │ -0032bf48 00000017 R_ARM_RELATIVE │ │ │ │ -0032bf4c 00000017 R_ARM_RELATIVE │ │ │ │ -0032bf50 00000017 R_ARM_RELATIVE │ │ │ │ -0032bf54 00000017 R_ARM_RELATIVE │ │ │ │ -0032bf58 00000017 R_ARM_RELATIVE │ │ │ │ -0032bf5c 00000017 R_ARM_RELATIVE │ │ │ │ -0032bf60 00000017 R_ARM_RELATIVE │ │ │ │ -0032bf64 00000017 R_ARM_RELATIVE │ │ │ │ -0032bf68 00000017 R_ARM_RELATIVE │ │ │ │ -0032bf6c 00000017 R_ARM_RELATIVE │ │ │ │ -0032bf70 00000017 R_ARM_RELATIVE │ │ │ │ -0032bf74 00000017 R_ARM_RELATIVE │ │ │ │ -0032bf78 00000017 R_ARM_RELATIVE │ │ │ │ -0032bf7c 00000017 R_ARM_RELATIVE │ │ │ │ -0032bf80 00000017 R_ARM_RELATIVE │ │ │ │ -0032bf84 00000017 R_ARM_RELATIVE │ │ │ │ -0032bf88 00000017 R_ARM_RELATIVE │ │ │ │ -0032bf8c 00000017 R_ARM_RELATIVE │ │ │ │ -0032bf90 00000017 R_ARM_RELATIVE │ │ │ │ -0032bf94 00000017 R_ARM_RELATIVE │ │ │ │ -0032bf98 00000017 R_ARM_RELATIVE │ │ │ │ -0032bf9c 00000017 R_ARM_RELATIVE │ │ │ │ -0032bfa0 00000017 R_ARM_RELATIVE │ │ │ │ -0032bfa4 00000017 R_ARM_RELATIVE │ │ │ │ -0032bfa8 00000017 R_ARM_RELATIVE │ │ │ │ -0032bfac 00000017 R_ARM_RELATIVE │ │ │ │ -0032bfb0 00000017 R_ARM_RELATIVE │ │ │ │ -0032bfb4 00000017 R_ARM_RELATIVE │ │ │ │ -0032bfb8 00000017 R_ARM_RELATIVE │ │ │ │ -0032bfbc 00000017 R_ARM_RELATIVE │ │ │ │ -0032bfc0 00000017 R_ARM_RELATIVE │ │ │ │ -0032bfc4 00000017 R_ARM_RELATIVE │ │ │ │ -0032bfc8 00000017 R_ARM_RELATIVE │ │ │ │ -0032bfcc 00000017 R_ARM_RELATIVE │ │ │ │ -0032bfd0 00000017 R_ARM_RELATIVE │ │ │ │ -0032bfd4 00000017 R_ARM_RELATIVE │ │ │ │ -0032bfd8 00000017 R_ARM_RELATIVE │ │ │ │ -0032bfdc 00000017 R_ARM_RELATIVE │ │ │ │ -0032bfe0 00000017 R_ARM_RELATIVE │ │ │ │ -0032bfe4 00000017 R_ARM_RELATIVE │ │ │ │ -0032bfe8 00000017 R_ARM_RELATIVE │ │ │ │ -0032bfec 00000017 R_ARM_RELATIVE │ │ │ │ -0032bff0 00000017 R_ARM_RELATIVE │ │ │ │ -0032bff4 00000017 R_ARM_RELATIVE │ │ │ │ -0032bff8 00000017 R_ARM_RELATIVE │ │ │ │ -0032bffc 00000017 R_ARM_RELATIVE │ │ │ │ -0032c000 00000017 R_ARM_RELATIVE │ │ │ │ -0032c004 00000017 R_ARM_RELATIVE │ │ │ │ -0032c008 00000017 R_ARM_RELATIVE │ │ │ │ -0032c00c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c010 00000017 R_ARM_RELATIVE │ │ │ │ -0032c014 00000017 R_ARM_RELATIVE │ │ │ │ -0032c018 00000017 R_ARM_RELATIVE │ │ │ │ -0032c01c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c020 00000017 R_ARM_RELATIVE │ │ │ │ -0032c024 00000017 R_ARM_RELATIVE │ │ │ │ -0032c028 00000017 R_ARM_RELATIVE │ │ │ │ -0032c02c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c030 00000017 R_ARM_RELATIVE │ │ │ │ -0032c034 00000017 R_ARM_RELATIVE │ │ │ │ -0032c038 00000017 R_ARM_RELATIVE │ │ │ │ -0032c03c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c040 00000017 R_ARM_RELATIVE │ │ │ │ -0032c044 00000017 R_ARM_RELATIVE │ │ │ │ -0032c048 00000017 R_ARM_RELATIVE │ │ │ │ -0032c04c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c050 00000017 R_ARM_RELATIVE │ │ │ │ -0032c054 00000017 R_ARM_RELATIVE │ │ │ │ -0032c058 00000017 R_ARM_RELATIVE │ │ │ │ -0032c05c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c060 00000017 R_ARM_RELATIVE │ │ │ │ -0032c064 00000017 R_ARM_RELATIVE │ │ │ │ -0032c068 00000017 R_ARM_RELATIVE │ │ │ │ -0032c06c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c070 00000017 R_ARM_RELATIVE │ │ │ │ -0032c074 00000017 R_ARM_RELATIVE │ │ │ │ -0032c078 00000017 R_ARM_RELATIVE │ │ │ │ -0032c07c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c080 00000017 R_ARM_RELATIVE │ │ │ │ -0032c084 00000017 R_ARM_RELATIVE │ │ │ │ -0032c088 00000017 R_ARM_RELATIVE │ │ │ │ -0032c08c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c090 00000017 R_ARM_RELATIVE │ │ │ │ -0032c094 00000017 R_ARM_RELATIVE │ │ │ │ -0032c098 00000017 R_ARM_RELATIVE │ │ │ │ -0032c09c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c0a0 00000017 R_ARM_RELATIVE │ │ │ │ -0032c0a4 00000017 R_ARM_RELATIVE │ │ │ │ -0032c0a8 00000017 R_ARM_RELATIVE │ │ │ │ -0032c0ac 00000017 R_ARM_RELATIVE │ │ │ │ -0032c0b0 00000017 R_ARM_RELATIVE │ │ │ │ -0032c0b4 00000017 R_ARM_RELATIVE │ │ │ │ -0032c0b8 00000017 R_ARM_RELATIVE │ │ │ │ -0032c0bc 00000017 R_ARM_RELATIVE │ │ │ │ -0032c0c0 00000017 R_ARM_RELATIVE │ │ │ │ -0032c0c4 00000017 R_ARM_RELATIVE │ │ │ │ -0032c0c8 00000017 R_ARM_RELATIVE │ │ │ │ -0032c0cc 00000017 R_ARM_RELATIVE │ │ │ │ -0032c0d0 00000017 R_ARM_RELATIVE │ │ │ │ -0032c0d4 00000017 R_ARM_RELATIVE │ │ │ │ -0032c0d8 00000017 R_ARM_RELATIVE │ │ │ │ -0032c0dc 00000017 R_ARM_RELATIVE │ │ │ │ -0032c0e0 00000017 R_ARM_RELATIVE │ │ │ │ -0032c0e4 00000017 R_ARM_RELATIVE │ │ │ │ -0032c0e8 00000017 R_ARM_RELATIVE │ │ │ │ -0032c0ec 00000017 R_ARM_RELATIVE │ │ │ │ -0032c0f0 00000017 R_ARM_RELATIVE │ │ │ │ -0032c0f4 00000017 R_ARM_RELATIVE │ │ │ │ -0032c0f8 00000017 R_ARM_RELATIVE │ │ │ │ -0032c0fc 00000017 R_ARM_RELATIVE │ │ │ │ -0032c100 00000017 R_ARM_RELATIVE │ │ │ │ -0032c104 00000017 R_ARM_RELATIVE │ │ │ │ -0032c108 00000017 R_ARM_RELATIVE │ │ │ │ -0032c10c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c110 00000017 R_ARM_RELATIVE │ │ │ │ -0032c114 00000017 R_ARM_RELATIVE │ │ │ │ -0032c118 00000017 R_ARM_RELATIVE │ │ │ │ -0032c11c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c120 00000017 R_ARM_RELATIVE │ │ │ │ -0032c124 00000017 R_ARM_RELATIVE │ │ │ │ -0032c128 00000017 R_ARM_RELATIVE │ │ │ │ -0032c12c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c130 00000017 R_ARM_RELATIVE │ │ │ │ -0032c134 00000017 R_ARM_RELATIVE │ │ │ │ -0032c138 00000017 R_ARM_RELATIVE │ │ │ │ -0032c13c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c140 00000017 R_ARM_RELATIVE │ │ │ │ -0032c144 00000017 R_ARM_RELATIVE │ │ │ │ -0032c148 00000017 R_ARM_RELATIVE │ │ │ │ -0032c14c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c150 00000017 R_ARM_RELATIVE │ │ │ │ -0032c154 00000017 R_ARM_RELATIVE │ │ │ │ -0032c158 00000017 R_ARM_RELATIVE │ │ │ │ -0032c15c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c160 00000017 R_ARM_RELATIVE │ │ │ │ -0032c164 00000017 R_ARM_RELATIVE │ │ │ │ -0032c168 00000017 R_ARM_RELATIVE │ │ │ │ -0032c16c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c170 00000017 R_ARM_RELATIVE │ │ │ │ -0032c174 00000017 R_ARM_RELATIVE │ │ │ │ -0032c178 00000017 R_ARM_RELATIVE │ │ │ │ -0032c17c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c180 00000017 R_ARM_RELATIVE │ │ │ │ -0032c184 00000017 R_ARM_RELATIVE │ │ │ │ -0032c188 00000017 R_ARM_RELATIVE │ │ │ │ -0032c18c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c190 00000017 R_ARM_RELATIVE │ │ │ │ -0032c194 00000017 R_ARM_RELATIVE │ │ │ │ -0032c198 00000017 R_ARM_RELATIVE │ │ │ │ -0032c19c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c1a0 00000017 R_ARM_RELATIVE │ │ │ │ -0032c1a4 00000017 R_ARM_RELATIVE │ │ │ │ -0032c1a8 00000017 R_ARM_RELATIVE │ │ │ │ -0032c1ac 00000017 R_ARM_RELATIVE │ │ │ │ -0032c1b0 00000017 R_ARM_RELATIVE │ │ │ │ -0032c1b4 00000017 R_ARM_RELATIVE │ │ │ │ -0032c1b8 00000017 R_ARM_RELATIVE │ │ │ │ -0032c1bc 00000017 R_ARM_RELATIVE │ │ │ │ -0032c1c0 00000017 R_ARM_RELATIVE │ │ │ │ -0032c1c4 00000017 R_ARM_RELATIVE │ │ │ │ -0032c1c8 00000017 R_ARM_RELATIVE │ │ │ │ -0032c1cc 00000017 R_ARM_RELATIVE │ │ │ │ -0032c1d0 00000017 R_ARM_RELATIVE │ │ │ │ -0032c1d4 00000017 R_ARM_RELATIVE │ │ │ │ -0032c1d8 00000017 R_ARM_RELATIVE │ │ │ │ -0032c1dc 00000017 R_ARM_RELATIVE │ │ │ │ -0032c1e0 00000017 R_ARM_RELATIVE │ │ │ │ -0032c1e4 00000017 R_ARM_RELATIVE │ │ │ │ -0032c1e8 00000017 R_ARM_RELATIVE │ │ │ │ -0032c1ec 00000017 R_ARM_RELATIVE │ │ │ │ -0032c1f0 00000017 R_ARM_RELATIVE │ │ │ │ -0032c1f4 00000017 R_ARM_RELATIVE │ │ │ │ -0032c1f8 00000017 R_ARM_RELATIVE │ │ │ │ -0032c1fc 00000017 R_ARM_RELATIVE │ │ │ │ -0032c200 00000017 R_ARM_RELATIVE │ │ │ │ -0032c204 00000017 R_ARM_RELATIVE │ │ │ │ -0032c208 00000017 R_ARM_RELATIVE │ │ │ │ -0032c20c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c210 00000017 R_ARM_RELATIVE │ │ │ │ -0032c214 00000017 R_ARM_RELATIVE │ │ │ │ -0032c218 00000017 R_ARM_RELATIVE │ │ │ │ -0032c21c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c220 00000017 R_ARM_RELATIVE │ │ │ │ -0032c224 00000017 R_ARM_RELATIVE │ │ │ │ -0032c228 00000017 R_ARM_RELATIVE │ │ │ │ -0032c22c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c230 00000017 R_ARM_RELATIVE │ │ │ │ -0032c234 00000017 R_ARM_RELATIVE │ │ │ │ -0032c238 00000017 R_ARM_RELATIVE │ │ │ │ -0032c23c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c240 00000017 R_ARM_RELATIVE │ │ │ │ -0032c244 00000017 R_ARM_RELATIVE │ │ │ │ -0032c248 00000017 R_ARM_RELATIVE │ │ │ │ -0032c24c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c250 00000017 R_ARM_RELATIVE │ │ │ │ -0032c254 00000017 R_ARM_RELATIVE │ │ │ │ -0032c258 00000017 R_ARM_RELATIVE │ │ │ │ -0032c25c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c260 00000017 R_ARM_RELATIVE │ │ │ │ -0032c264 00000017 R_ARM_RELATIVE │ │ │ │ -0032c268 00000017 R_ARM_RELATIVE │ │ │ │ -0032c26c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c270 00000017 R_ARM_RELATIVE │ │ │ │ -0032c274 00000017 R_ARM_RELATIVE │ │ │ │ -0032c278 00000017 R_ARM_RELATIVE │ │ │ │ -0032c27c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c280 00000017 R_ARM_RELATIVE │ │ │ │ -0032c284 00000017 R_ARM_RELATIVE │ │ │ │ -0032c288 00000017 R_ARM_RELATIVE │ │ │ │ -0032c28c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c290 00000017 R_ARM_RELATIVE │ │ │ │ -0032c294 00000017 R_ARM_RELATIVE │ │ │ │ -0032c298 00000017 R_ARM_RELATIVE │ │ │ │ -0032c29c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c2a0 00000017 R_ARM_RELATIVE │ │ │ │ -0032c2a4 00000017 R_ARM_RELATIVE │ │ │ │ -0032c2a8 00000017 R_ARM_RELATIVE │ │ │ │ -0032c2ac 00000017 R_ARM_RELATIVE │ │ │ │ -0032c2b0 00000017 R_ARM_RELATIVE │ │ │ │ -0032c2b4 00000017 R_ARM_RELATIVE │ │ │ │ -0032c2b8 00000017 R_ARM_RELATIVE │ │ │ │ -0032c2bc 00000017 R_ARM_RELATIVE │ │ │ │ -0032c2c0 00000017 R_ARM_RELATIVE │ │ │ │ -0032c2c4 00000017 R_ARM_RELATIVE │ │ │ │ -0032c2c8 00000017 R_ARM_RELATIVE │ │ │ │ -0032c2cc 00000017 R_ARM_RELATIVE │ │ │ │ -0032c2d0 00000017 R_ARM_RELATIVE │ │ │ │ -0032c2d4 00000017 R_ARM_RELATIVE │ │ │ │ -0032c2d8 00000017 R_ARM_RELATIVE │ │ │ │ -0032c2dc 00000017 R_ARM_RELATIVE │ │ │ │ -0032c2e0 00000017 R_ARM_RELATIVE │ │ │ │ -0032c2e4 00000017 R_ARM_RELATIVE │ │ │ │ -0032c2e8 00000017 R_ARM_RELATIVE │ │ │ │ -0032c2ec 00000017 R_ARM_RELATIVE │ │ │ │ -0032c2f0 00000017 R_ARM_RELATIVE │ │ │ │ -0032c2f4 00000017 R_ARM_RELATIVE │ │ │ │ -0032c2f8 00000017 R_ARM_RELATIVE │ │ │ │ -0032c2fc 00000017 R_ARM_RELATIVE │ │ │ │ -0032c300 00000017 R_ARM_RELATIVE │ │ │ │ -0032c304 00000017 R_ARM_RELATIVE │ │ │ │ -0032c308 00000017 R_ARM_RELATIVE │ │ │ │ -0032c30c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c310 00000017 R_ARM_RELATIVE │ │ │ │ -0032c314 00000017 R_ARM_RELATIVE │ │ │ │ -0032c318 00000017 R_ARM_RELATIVE │ │ │ │ -0032c31c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c320 00000017 R_ARM_RELATIVE │ │ │ │ -0032c324 00000017 R_ARM_RELATIVE │ │ │ │ -0032c328 00000017 R_ARM_RELATIVE │ │ │ │ -0032c32c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c330 00000017 R_ARM_RELATIVE │ │ │ │ -0032c334 00000017 R_ARM_RELATIVE │ │ │ │ -0032c338 00000017 R_ARM_RELATIVE │ │ │ │ -0032c33c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c340 00000017 R_ARM_RELATIVE │ │ │ │ -0032c344 00000017 R_ARM_RELATIVE │ │ │ │ -0032c348 00000017 R_ARM_RELATIVE │ │ │ │ -0032c34c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c350 00000017 R_ARM_RELATIVE │ │ │ │ -0032c354 00000017 R_ARM_RELATIVE │ │ │ │ -0032c358 00000017 R_ARM_RELATIVE │ │ │ │ -0032c35c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c360 00000017 R_ARM_RELATIVE │ │ │ │ -0032c364 00000017 R_ARM_RELATIVE │ │ │ │ -0032c368 00000017 R_ARM_RELATIVE │ │ │ │ -0032c36c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c370 00000017 R_ARM_RELATIVE │ │ │ │ -0032c374 00000017 R_ARM_RELATIVE │ │ │ │ -0032c378 00000017 R_ARM_RELATIVE │ │ │ │ -0032c37c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c380 00000017 R_ARM_RELATIVE │ │ │ │ -0032c384 00000017 R_ARM_RELATIVE │ │ │ │ -0032c388 00000017 R_ARM_RELATIVE │ │ │ │ -0032c38c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c390 00000017 R_ARM_RELATIVE │ │ │ │ -0032c394 00000017 R_ARM_RELATIVE │ │ │ │ -0032c398 00000017 R_ARM_RELATIVE │ │ │ │ -0032c39c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c3a0 00000017 R_ARM_RELATIVE │ │ │ │ -0032c3a4 00000017 R_ARM_RELATIVE │ │ │ │ -0032c3a8 00000017 R_ARM_RELATIVE │ │ │ │ -0032c3ac 00000017 R_ARM_RELATIVE │ │ │ │ -0032c3b0 00000017 R_ARM_RELATIVE │ │ │ │ -0032c3b4 00000017 R_ARM_RELATIVE │ │ │ │ -0032c3b8 00000017 R_ARM_RELATIVE │ │ │ │ -0032c3bc 00000017 R_ARM_RELATIVE │ │ │ │ -0032c3c0 00000017 R_ARM_RELATIVE │ │ │ │ -0032c3c4 00000017 R_ARM_RELATIVE │ │ │ │ -0032c3c8 00000017 R_ARM_RELATIVE │ │ │ │ -0032c3cc 00000017 R_ARM_RELATIVE │ │ │ │ -0032c3d0 00000017 R_ARM_RELATIVE │ │ │ │ -0032c3d4 00000017 R_ARM_RELATIVE │ │ │ │ -0032c3d8 00000017 R_ARM_RELATIVE │ │ │ │ -0032c3dc 00000017 R_ARM_RELATIVE │ │ │ │ -0032c3e0 00000017 R_ARM_RELATIVE │ │ │ │ -0032c3e4 00000017 R_ARM_RELATIVE │ │ │ │ -0032c3e8 00000017 R_ARM_RELATIVE │ │ │ │ -0032c3ec 00000017 R_ARM_RELATIVE │ │ │ │ -0032c3f0 00000017 R_ARM_RELATIVE │ │ │ │ -0032c3f4 00000017 R_ARM_RELATIVE │ │ │ │ -0032c3f8 00000017 R_ARM_RELATIVE │ │ │ │ -0032c3fc 00000017 R_ARM_RELATIVE │ │ │ │ -0032c400 00000017 R_ARM_RELATIVE │ │ │ │ -0032c404 00000017 R_ARM_RELATIVE │ │ │ │ -0032c408 00000017 R_ARM_RELATIVE │ │ │ │ -0032c40c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c410 00000017 R_ARM_RELATIVE │ │ │ │ -0032c414 00000017 R_ARM_RELATIVE │ │ │ │ -0032c418 00000017 R_ARM_RELATIVE │ │ │ │ -0032c41c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c420 00000017 R_ARM_RELATIVE │ │ │ │ -0032c424 00000017 R_ARM_RELATIVE │ │ │ │ -0032c428 00000017 R_ARM_RELATIVE │ │ │ │ -0032c42c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c430 00000017 R_ARM_RELATIVE │ │ │ │ -0032c434 00000017 R_ARM_RELATIVE │ │ │ │ -0032c438 00000017 R_ARM_RELATIVE │ │ │ │ -0032c43c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c440 00000017 R_ARM_RELATIVE │ │ │ │ -0032c444 00000017 R_ARM_RELATIVE │ │ │ │ -0032c448 00000017 R_ARM_RELATIVE │ │ │ │ -0032c44c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c450 00000017 R_ARM_RELATIVE │ │ │ │ -0032c454 00000017 R_ARM_RELATIVE │ │ │ │ -0032c458 00000017 R_ARM_RELATIVE │ │ │ │ -0032c45c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c460 00000017 R_ARM_RELATIVE │ │ │ │ -0032c464 00000017 R_ARM_RELATIVE │ │ │ │ -0032c468 00000017 R_ARM_RELATIVE │ │ │ │ -0032c46c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c470 00000017 R_ARM_RELATIVE │ │ │ │ -0032c474 00000017 R_ARM_RELATIVE │ │ │ │ -0032c478 00000017 R_ARM_RELATIVE │ │ │ │ -0032c47c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c480 00000017 R_ARM_RELATIVE │ │ │ │ -0032c484 00000017 R_ARM_RELATIVE │ │ │ │ -0032c488 00000017 R_ARM_RELATIVE │ │ │ │ -0032c48c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c490 00000017 R_ARM_RELATIVE │ │ │ │ -0032c494 00000017 R_ARM_RELATIVE │ │ │ │ -0032c498 00000017 R_ARM_RELATIVE │ │ │ │ -0032c49c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c4a0 00000017 R_ARM_RELATIVE │ │ │ │ -0032c4a4 00000017 R_ARM_RELATIVE │ │ │ │ -0032c4a8 00000017 R_ARM_RELATIVE │ │ │ │ -0032c4ac 00000017 R_ARM_RELATIVE │ │ │ │ -0032c4b0 00000017 R_ARM_RELATIVE │ │ │ │ -0032c4b4 00000017 R_ARM_RELATIVE │ │ │ │ -0032c4b8 00000017 R_ARM_RELATIVE │ │ │ │ -0032c4bc 00000017 R_ARM_RELATIVE │ │ │ │ -0032c4c0 00000017 R_ARM_RELATIVE │ │ │ │ -0032c4c4 00000017 R_ARM_RELATIVE │ │ │ │ -0032c4c8 00000017 R_ARM_RELATIVE │ │ │ │ -0032c4cc 00000017 R_ARM_RELATIVE │ │ │ │ -0032c4d0 00000017 R_ARM_RELATIVE │ │ │ │ -0032c4d4 00000017 R_ARM_RELATIVE │ │ │ │ -0032c4d8 00000017 R_ARM_RELATIVE │ │ │ │ -0032c4dc 00000017 R_ARM_RELATIVE │ │ │ │ -0032c4e0 00000017 R_ARM_RELATIVE │ │ │ │ -0032c4e4 00000017 R_ARM_RELATIVE │ │ │ │ -0032c4e8 00000017 R_ARM_RELATIVE │ │ │ │ -0032c4ec 00000017 R_ARM_RELATIVE │ │ │ │ -0032c4f0 00000017 R_ARM_RELATIVE │ │ │ │ -0032c4f4 00000017 R_ARM_RELATIVE │ │ │ │ -0032c4f8 00000017 R_ARM_RELATIVE │ │ │ │ -0032c4fc 00000017 R_ARM_RELATIVE │ │ │ │ -0032c500 00000017 R_ARM_RELATIVE │ │ │ │ -0032c504 00000017 R_ARM_RELATIVE │ │ │ │ -0032c508 00000017 R_ARM_RELATIVE │ │ │ │ -0032c50c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c510 00000017 R_ARM_RELATIVE │ │ │ │ -0032c514 00000017 R_ARM_RELATIVE │ │ │ │ -0032c518 00000017 R_ARM_RELATIVE │ │ │ │ -0032c51c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c520 00000017 R_ARM_RELATIVE │ │ │ │ -0032c524 00000017 R_ARM_RELATIVE │ │ │ │ -0032c528 00000017 R_ARM_RELATIVE │ │ │ │ -0032c52c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c530 00000017 R_ARM_RELATIVE │ │ │ │ -0032c534 00000017 R_ARM_RELATIVE │ │ │ │ -0032c538 00000017 R_ARM_RELATIVE │ │ │ │ -0032c53c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c540 00000017 R_ARM_RELATIVE │ │ │ │ -0032c544 00000017 R_ARM_RELATIVE │ │ │ │ -0032c548 00000017 R_ARM_RELATIVE │ │ │ │ -0032c54c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c550 00000017 R_ARM_RELATIVE │ │ │ │ -0032c554 00000017 R_ARM_RELATIVE │ │ │ │ -0032c558 00000017 R_ARM_RELATIVE │ │ │ │ -0032c55c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c560 00000017 R_ARM_RELATIVE │ │ │ │ -0032c564 00000017 R_ARM_RELATIVE │ │ │ │ -0032c568 00000017 R_ARM_RELATIVE │ │ │ │ -0032c56c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c570 00000017 R_ARM_RELATIVE │ │ │ │ -0032c574 00000017 R_ARM_RELATIVE │ │ │ │ -0032c578 00000017 R_ARM_RELATIVE │ │ │ │ -0032c57c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c580 00000017 R_ARM_RELATIVE │ │ │ │ -0032c584 00000017 R_ARM_RELATIVE │ │ │ │ -0032c588 00000017 R_ARM_RELATIVE │ │ │ │ -0032c58c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c590 00000017 R_ARM_RELATIVE │ │ │ │ -0032c594 00000017 R_ARM_RELATIVE │ │ │ │ -0032c598 00000017 R_ARM_RELATIVE │ │ │ │ -0032c59c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c5a0 00000017 R_ARM_RELATIVE │ │ │ │ -0032c5a4 00000017 R_ARM_RELATIVE │ │ │ │ -0032c5a8 00000017 R_ARM_RELATIVE │ │ │ │ -0032c5ac 00000017 R_ARM_RELATIVE │ │ │ │ -0032c5b0 00000017 R_ARM_RELATIVE │ │ │ │ -0032c5b4 00000017 R_ARM_RELATIVE │ │ │ │ -0032c5b8 00000017 R_ARM_RELATIVE │ │ │ │ -0032c5bc 00000017 R_ARM_RELATIVE │ │ │ │ -0032c5c0 00000017 R_ARM_RELATIVE │ │ │ │ -0032c5c4 00000017 R_ARM_RELATIVE │ │ │ │ -0032c5c8 00000017 R_ARM_RELATIVE │ │ │ │ -0032c5cc 00000017 R_ARM_RELATIVE │ │ │ │ -0032c5d0 00000017 R_ARM_RELATIVE │ │ │ │ -0032c5d4 00000017 R_ARM_RELATIVE │ │ │ │ -0032c5d8 00000017 R_ARM_RELATIVE │ │ │ │ -0032c5dc 00000017 R_ARM_RELATIVE │ │ │ │ -0032c5e0 00000017 R_ARM_RELATIVE │ │ │ │ -0032c5e4 00000017 R_ARM_RELATIVE │ │ │ │ -0032c5e8 00000017 R_ARM_RELATIVE │ │ │ │ -0032c5ec 00000017 R_ARM_RELATIVE │ │ │ │ -0032c5f0 00000017 R_ARM_RELATIVE │ │ │ │ -0032c5f4 00000017 R_ARM_RELATIVE │ │ │ │ -0032c5f8 00000017 R_ARM_RELATIVE │ │ │ │ -0032c5fc 00000017 R_ARM_RELATIVE │ │ │ │ -0032c600 00000017 R_ARM_RELATIVE │ │ │ │ -0032c604 00000017 R_ARM_RELATIVE │ │ │ │ -0032c608 00000017 R_ARM_RELATIVE │ │ │ │ -0032c60c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c610 00000017 R_ARM_RELATIVE │ │ │ │ -0032c614 00000017 R_ARM_RELATIVE │ │ │ │ -0032c618 00000017 R_ARM_RELATIVE │ │ │ │ -0032c61c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c620 00000017 R_ARM_RELATIVE │ │ │ │ -0032c624 00000017 R_ARM_RELATIVE │ │ │ │ -0032c628 00000017 R_ARM_RELATIVE │ │ │ │ -0032c62c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c630 00000017 R_ARM_RELATIVE │ │ │ │ -0032c634 00000017 R_ARM_RELATIVE │ │ │ │ -0032c638 00000017 R_ARM_RELATIVE │ │ │ │ -0032c63c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c640 00000017 R_ARM_RELATIVE │ │ │ │ -0032c644 00000017 R_ARM_RELATIVE │ │ │ │ -0032c648 00000017 R_ARM_RELATIVE │ │ │ │ -0032c64c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c650 00000017 R_ARM_RELATIVE │ │ │ │ -0032c654 00000017 R_ARM_RELATIVE │ │ │ │ -0032c658 00000017 R_ARM_RELATIVE │ │ │ │ -0032c65c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c660 00000017 R_ARM_RELATIVE │ │ │ │ -0032c664 00000017 R_ARM_RELATIVE │ │ │ │ -0032c668 00000017 R_ARM_RELATIVE │ │ │ │ -0032c66c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c670 00000017 R_ARM_RELATIVE │ │ │ │ -0032c674 00000017 R_ARM_RELATIVE │ │ │ │ -0032c678 00000017 R_ARM_RELATIVE │ │ │ │ -0032c67c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c680 00000017 R_ARM_RELATIVE │ │ │ │ -0032c684 00000017 R_ARM_RELATIVE │ │ │ │ -0032c688 00000017 R_ARM_RELATIVE │ │ │ │ -0032c68c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c690 00000017 R_ARM_RELATIVE │ │ │ │ -0032c694 00000017 R_ARM_RELATIVE │ │ │ │ -0032c698 00000017 R_ARM_RELATIVE │ │ │ │ -0032c69c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c6a0 00000017 R_ARM_RELATIVE │ │ │ │ -0032c6a4 00000017 R_ARM_RELATIVE │ │ │ │ -0032c6a8 00000017 R_ARM_RELATIVE │ │ │ │ -0032c6ac 00000017 R_ARM_RELATIVE │ │ │ │ -0032c6b0 00000017 R_ARM_RELATIVE │ │ │ │ -0032c6b4 00000017 R_ARM_RELATIVE │ │ │ │ -0032c6b8 00000017 R_ARM_RELATIVE │ │ │ │ -0032c6bc 00000017 R_ARM_RELATIVE │ │ │ │ -0032c6c0 00000017 R_ARM_RELATIVE │ │ │ │ -0032c6c4 00000017 R_ARM_RELATIVE │ │ │ │ -0032c6c8 00000017 R_ARM_RELATIVE │ │ │ │ -0032c6cc 00000017 R_ARM_RELATIVE │ │ │ │ -0032c6d0 00000017 R_ARM_RELATIVE │ │ │ │ -0032c6d4 00000017 R_ARM_RELATIVE │ │ │ │ -0032c6d8 00000017 R_ARM_RELATIVE │ │ │ │ -0032c6dc 00000017 R_ARM_RELATIVE │ │ │ │ -0032c6e0 00000017 R_ARM_RELATIVE │ │ │ │ -0032c6e4 00000017 R_ARM_RELATIVE │ │ │ │ -0032c6e8 00000017 R_ARM_RELATIVE │ │ │ │ -0032c6ec 00000017 R_ARM_RELATIVE │ │ │ │ -0032c6f0 00000017 R_ARM_RELATIVE │ │ │ │ -0032c6f4 00000017 R_ARM_RELATIVE │ │ │ │ -0032c6f8 00000017 R_ARM_RELATIVE │ │ │ │ -0032c6fc 00000017 R_ARM_RELATIVE │ │ │ │ -0032c700 00000017 R_ARM_RELATIVE │ │ │ │ -0032c704 00000017 R_ARM_RELATIVE │ │ │ │ -0032c708 00000017 R_ARM_RELATIVE │ │ │ │ -0032c70c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c710 00000017 R_ARM_RELATIVE │ │ │ │ -0032c714 00000017 R_ARM_RELATIVE │ │ │ │ -0032c718 00000017 R_ARM_RELATIVE │ │ │ │ -0032c71c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c720 00000017 R_ARM_RELATIVE │ │ │ │ -0032c724 00000017 R_ARM_RELATIVE │ │ │ │ -0032c728 00000017 R_ARM_RELATIVE │ │ │ │ -0032c72c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c730 00000017 R_ARM_RELATIVE │ │ │ │ -0032c734 00000017 R_ARM_RELATIVE │ │ │ │ -0032c738 00000017 R_ARM_RELATIVE │ │ │ │ -0032c73c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c740 00000017 R_ARM_RELATIVE │ │ │ │ -0032c744 00000017 R_ARM_RELATIVE │ │ │ │ -0032c748 00000017 R_ARM_RELATIVE │ │ │ │ -0032c74c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c750 00000017 R_ARM_RELATIVE │ │ │ │ -0032c754 00000017 R_ARM_RELATIVE │ │ │ │ -0032c758 00000017 R_ARM_RELATIVE │ │ │ │ -0032c75c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c760 00000017 R_ARM_RELATIVE │ │ │ │ -0032c76c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c770 00000017 R_ARM_RELATIVE │ │ │ │ -0032c774 00000017 R_ARM_RELATIVE │ │ │ │ -0032c778 00000017 R_ARM_RELATIVE │ │ │ │ -0032c77c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c780 00000017 R_ARM_RELATIVE │ │ │ │ -0032c784 00000017 R_ARM_RELATIVE │ │ │ │ -0032c788 00000017 R_ARM_RELATIVE │ │ │ │ -0032c794 00000017 R_ARM_RELATIVE │ │ │ │ -0032c798 00000017 R_ARM_RELATIVE │ │ │ │ -0032c79c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c7a0 00000017 R_ARM_RELATIVE │ │ │ │ -0032c7a4 00000017 R_ARM_RELATIVE │ │ │ │ -0032c7a8 00000017 R_ARM_RELATIVE │ │ │ │ -0032c7ac 00000017 R_ARM_RELATIVE │ │ │ │ -0032c7b0 00000017 R_ARM_RELATIVE │ │ │ │ -0032c7b4 00000017 R_ARM_RELATIVE │ │ │ │ -0032c7b8 00000017 R_ARM_RELATIVE │ │ │ │ -0032c7bc 00000017 R_ARM_RELATIVE │ │ │ │ -0032c7c0 00000017 R_ARM_RELATIVE │ │ │ │ -0032c7c4 00000017 R_ARM_RELATIVE │ │ │ │ -0032c7c8 00000017 R_ARM_RELATIVE │ │ │ │ -0032c7cc 00000017 R_ARM_RELATIVE │ │ │ │ -0032c7d0 00000017 R_ARM_RELATIVE │ │ │ │ -0032c7d4 00000017 R_ARM_RELATIVE │ │ │ │ -0032c7d8 00000017 R_ARM_RELATIVE │ │ │ │ -0032c7dc 00000017 R_ARM_RELATIVE │ │ │ │ -0032c7e0 00000017 R_ARM_RELATIVE │ │ │ │ -0032c7e4 00000017 R_ARM_RELATIVE │ │ │ │ -0032c7e8 00000017 R_ARM_RELATIVE │ │ │ │ -0032c7ec 00000017 R_ARM_RELATIVE │ │ │ │ -0032c7f0 00000017 R_ARM_RELATIVE │ │ │ │ -0032c7f4 00000017 R_ARM_RELATIVE │ │ │ │ -0032c7f8 00000017 R_ARM_RELATIVE │ │ │ │ -0032c7fc 00000017 R_ARM_RELATIVE │ │ │ │ -0032c800 00000017 R_ARM_RELATIVE │ │ │ │ -0032c804 00000017 R_ARM_RELATIVE │ │ │ │ -0032c808 00000017 R_ARM_RELATIVE │ │ │ │ -0032c80c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c810 00000017 R_ARM_RELATIVE │ │ │ │ -0032c814 00000017 R_ARM_RELATIVE │ │ │ │ -0032c818 00000017 R_ARM_RELATIVE │ │ │ │ -0032c81c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c820 00000017 R_ARM_RELATIVE │ │ │ │ -0032c824 00000017 R_ARM_RELATIVE │ │ │ │ -0032c828 00000017 R_ARM_RELATIVE │ │ │ │ -0032c82c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c830 00000017 R_ARM_RELATIVE │ │ │ │ -0032c834 00000017 R_ARM_RELATIVE │ │ │ │ -0032c838 00000017 R_ARM_RELATIVE │ │ │ │ -0032c83c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c840 00000017 R_ARM_RELATIVE │ │ │ │ -0032c844 00000017 R_ARM_RELATIVE │ │ │ │ -0032c848 00000017 R_ARM_RELATIVE │ │ │ │ -0032c84c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c850 00000017 R_ARM_RELATIVE │ │ │ │ -0032c854 00000017 R_ARM_RELATIVE │ │ │ │ -0032c858 00000017 R_ARM_RELATIVE │ │ │ │ -0032c85c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c860 00000017 R_ARM_RELATIVE │ │ │ │ -0032c864 00000017 R_ARM_RELATIVE │ │ │ │ -0032c868 00000017 R_ARM_RELATIVE │ │ │ │ -0032c86c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c870 00000017 R_ARM_RELATIVE │ │ │ │ -0032c874 00000017 R_ARM_RELATIVE │ │ │ │ -0032c878 00000017 R_ARM_RELATIVE │ │ │ │ -0032c87c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c880 00000017 R_ARM_RELATIVE │ │ │ │ -0032c884 00000017 R_ARM_RELATIVE │ │ │ │ -0032c888 00000017 R_ARM_RELATIVE │ │ │ │ -0032c88c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c890 00000017 R_ARM_RELATIVE │ │ │ │ -0032c894 00000017 R_ARM_RELATIVE │ │ │ │ -0032c898 00000017 R_ARM_RELATIVE │ │ │ │ -0032c89c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c8a0 00000017 R_ARM_RELATIVE │ │ │ │ -0032c8a4 00000017 R_ARM_RELATIVE │ │ │ │ -0032c8a8 00000017 R_ARM_RELATIVE │ │ │ │ -0032c8ac 00000017 R_ARM_RELATIVE │ │ │ │ -0032c8b0 00000017 R_ARM_RELATIVE │ │ │ │ -0032c8b4 00000017 R_ARM_RELATIVE │ │ │ │ -0032c8b8 00000017 R_ARM_RELATIVE │ │ │ │ -0032c8bc 00000017 R_ARM_RELATIVE │ │ │ │ -0032c8c0 00000017 R_ARM_RELATIVE │ │ │ │ -0032c8c4 00000017 R_ARM_RELATIVE │ │ │ │ -0032c8c8 00000017 R_ARM_RELATIVE │ │ │ │ -0032c8cc 00000017 R_ARM_RELATIVE │ │ │ │ -0032c8d0 00000017 R_ARM_RELATIVE │ │ │ │ -0032c8d4 00000017 R_ARM_RELATIVE │ │ │ │ -0032c8d8 00000017 R_ARM_RELATIVE │ │ │ │ -0032c8dc 00000017 R_ARM_RELATIVE │ │ │ │ -0032c8e0 00000017 R_ARM_RELATIVE │ │ │ │ -0032c8e4 00000017 R_ARM_RELATIVE │ │ │ │ -0032c8e8 00000017 R_ARM_RELATIVE │ │ │ │ -0032c8ec 00000017 R_ARM_RELATIVE │ │ │ │ -0032c8f0 00000017 R_ARM_RELATIVE │ │ │ │ -0032c8f4 00000017 R_ARM_RELATIVE │ │ │ │ -0032c8f8 00000017 R_ARM_RELATIVE │ │ │ │ -0032c8fc 00000017 R_ARM_RELATIVE │ │ │ │ -0032c900 00000017 R_ARM_RELATIVE │ │ │ │ -0032c904 00000017 R_ARM_RELATIVE │ │ │ │ -0032c908 00000017 R_ARM_RELATIVE │ │ │ │ -0032c90c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c910 00000017 R_ARM_RELATIVE │ │ │ │ -0032c914 00000017 R_ARM_RELATIVE │ │ │ │ -0032c918 00000017 R_ARM_RELATIVE │ │ │ │ -0032c91c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c920 00000017 R_ARM_RELATIVE │ │ │ │ -0032c924 00000017 R_ARM_RELATIVE │ │ │ │ -0032c928 00000017 R_ARM_RELATIVE │ │ │ │ -0032c92c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c930 00000017 R_ARM_RELATIVE │ │ │ │ -0032c934 00000017 R_ARM_RELATIVE │ │ │ │ -0032c938 00000017 R_ARM_RELATIVE │ │ │ │ -0032c93c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c940 00000017 R_ARM_RELATIVE │ │ │ │ -0032c944 00000017 R_ARM_RELATIVE │ │ │ │ -0032c948 00000017 R_ARM_RELATIVE │ │ │ │ -0032c94c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c950 00000017 R_ARM_RELATIVE │ │ │ │ -0032c95c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c960 00000017 R_ARM_RELATIVE │ │ │ │ -0032c964 00000017 R_ARM_RELATIVE │ │ │ │ -0032c968 00000017 R_ARM_RELATIVE │ │ │ │ -0032c96c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c970 00000017 R_ARM_RELATIVE │ │ │ │ -0032c974 00000017 R_ARM_RELATIVE │ │ │ │ -0032c978 00000017 R_ARM_RELATIVE │ │ │ │ -0032c984 00000017 R_ARM_RELATIVE │ │ │ │ -0032c988 00000017 R_ARM_RELATIVE │ │ │ │ -0032c98c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c990 00000017 R_ARM_RELATIVE │ │ │ │ -0032c994 00000017 R_ARM_RELATIVE │ │ │ │ -0032c998 00000017 R_ARM_RELATIVE │ │ │ │ -0032c99c 00000017 R_ARM_RELATIVE │ │ │ │ -0032c9a0 00000017 R_ARM_RELATIVE │ │ │ │ -0032c9a4 00000017 R_ARM_RELATIVE │ │ │ │ -0032c9a8 00000017 R_ARM_RELATIVE │ │ │ │ -0032c9ac 00000017 R_ARM_RELATIVE │ │ │ │ -0032c9b0 00000017 R_ARM_RELATIVE │ │ │ │ -0032c9b4 00000017 R_ARM_RELATIVE │ │ │ │ -0032c9b8 00000017 R_ARM_RELATIVE │ │ │ │ -0032c9bc 00000017 R_ARM_RELATIVE │ │ │ │ -0032c9c0 00000017 R_ARM_RELATIVE │ │ │ │ -0032c9c4 00000017 R_ARM_RELATIVE │ │ │ │ -0032c9c8 00000017 R_ARM_RELATIVE │ │ │ │ -0032c9cc 00000017 R_ARM_RELATIVE │ │ │ │ -0032c9d0 00000017 R_ARM_RELATIVE │ │ │ │ -0032c9d4 00000017 R_ARM_RELATIVE │ │ │ │ -0032c9d8 00000017 R_ARM_RELATIVE │ │ │ │ -0032c9dc 00000017 R_ARM_RELATIVE │ │ │ │ -0032c9e0 00000017 R_ARM_RELATIVE │ │ │ │ -0032c9e4 00000017 R_ARM_RELATIVE │ │ │ │ -0032c9e8 00000017 R_ARM_RELATIVE │ │ │ │ -0032c9ec 00000017 R_ARM_RELATIVE │ │ │ │ -0032c9f0 00000017 R_ARM_RELATIVE │ │ │ │ -0032c9f4 00000017 R_ARM_RELATIVE │ │ │ │ -0032c9f8 00000017 R_ARM_RELATIVE │ │ │ │ -0032c9fc 00000017 R_ARM_RELATIVE │ │ │ │ -0032ca00 00000017 R_ARM_RELATIVE │ │ │ │ -0032ca04 00000017 R_ARM_RELATIVE │ │ │ │ -0032ca08 00000017 R_ARM_RELATIVE │ │ │ │ -0032ca0c 00000017 R_ARM_RELATIVE │ │ │ │ -0032ca10 00000017 R_ARM_RELATIVE │ │ │ │ -0032ca14 00000017 R_ARM_RELATIVE │ │ │ │ -0032ca18 00000017 R_ARM_RELATIVE │ │ │ │ -0032ca1c 00000017 R_ARM_RELATIVE │ │ │ │ -0032ca20 00000017 R_ARM_RELATIVE │ │ │ │ -0032ca24 00000017 R_ARM_RELATIVE │ │ │ │ -0032ca28 00000017 R_ARM_RELATIVE │ │ │ │ -0032ca2c 00000017 R_ARM_RELATIVE │ │ │ │ -0032ca30 00000017 R_ARM_RELATIVE │ │ │ │ -0032ca34 00000017 R_ARM_RELATIVE │ │ │ │ -0032ca38 00000017 R_ARM_RELATIVE │ │ │ │ -0032ca3c 00000017 R_ARM_RELATIVE │ │ │ │ -0032ca40 00000017 R_ARM_RELATIVE │ │ │ │ -0032ca44 00000017 R_ARM_RELATIVE │ │ │ │ -0032ca48 00000017 R_ARM_RELATIVE │ │ │ │ -0032ca4c 00000017 R_ARM_RELATIVE │ │ │ │ -0032ca50 00000017 R_ARM_RELATIVE │ │ │ │ -0032ca54 00000017 R_ARM_RELATIVE │ │ │ │ -0032ca58 00000017 R_ARM_RELATIVE │ │ │ │ -0032ca5c 00000017 R_ARM_RELATIVE │ │ │ │ -0032ca60 00000017 R_ARM_RELATIVE │ │ │ │ -0032ca64 00000017 R_ARM_RELATIVE │ │ │ │ -0032ca68 00000017 R_ARM_RELATIVE │ │ │ │ -0032ca6c 00000017 R_ARM_RELATIVE │ │ │ │ -0032ca70 00000017 R_ARM_RELATIVE │ │ │ │ -0032ca74 00000017 R_ARM_RELATIVE │ │ │ │ -0032ca78 00000017 R_ARM_RELATIVE │ │ │ │ -0032ca7c 00000017 R_ARM_RELATIVE │ │ │ │ -0032ca80 00000017 R_ARM_RELATIVE │ │ │ │ -0032ca84 00000017 R_ARM_RELATIVE │ │ │ │ -0032ca88 00000017 R_ARM_RELATIVE │ │ │ │ -0032ca8c 00000017 R_ARM_RELATIVE │ │ │ │ -0032ca90 00000017 R_ARM_RELATIVE │ │ │ │ -0032ca94 00000017 R_ARM_RELATIVE │ │ │ │ -0032ca98 00000017 R_ARM_RELATIVE │ │ │ │ -0032ca9c 00000017 R_ARM_RELATIVE │ │ │ │ -0032caa0 00000017 R_ARM_RELATIVE │ │ │ │ -0032caa4 00000017 R_ARM_RELATIVE │ │ │ │ -0032caa8 00000017 R_ARM_RELATIVE │ │ │ │ -0032caac 00000017 R_ARM_RELATIVE │ │ │ │ -0032cab0 00000017 R_ARM_RELATIVE │ │ │ │ -0032cab4 00000017 R_ARM_RELATIVE │ │ │ │ -0032cab8 00000017 R_ARM_RELATIVE │ │ │ │ -0032cabc 00000017 R_ARM_RELATIVE │ │ │ │ -0032cac0 00000017 R_ARM_RELATIVE │ │ │ │ -0032cac4 00000017 R_ARM_RELATIVE │ │ │ │ -0032cac8 00000017 R_ARM_RELATIVE │ │ │ │ -0032cacc 00000017 R_ARM_RELATIVE │ │ │ │ -0032cad0 00000017 R_ARM_RELATIVE │ │ │ │ -0032cad4 00000017 R_ARM_RELATIVE │ │ │ │ -0032cad8 00000017 R_ARM_RELATIVE │ │ │ │ -0032cadc 00000017 R_ARM_RELATIVE │ │ │ │ -0032cae0 00000017 R_ARM_RELATIVE │ │ │ │ -0032cae4 00000017 R_ARM_RELATIVE │ │ │ │ -0032cae8 00000017 R_ARM_RELATIVE │ │ │ │ -0032caec 00000017 R_ARM_RELATIVE │ │ │ │ -0032caf0 00000017 R_ARM_RELATIVE │ │ │ │ -0032caf4 00000017 R_ARM_RELATIVE │ │ │ │ -0032caf8 00000017 R_ARM_RELATIVE │ │ │ │ -0032cafc 00000017 R_ARM_RELATIVE │ │ │ │ -0032cb00 00000017 R_ARM_RELATIVE │ │ │ │ -0032cb04 00000017 R_ARM_RELATIVE │ │ │ │ -0032cb08 00000017 R_ARM_RELATIVE │ │ │ │ -0032cb0c 00000017 R_ARM_RELATIVE │ │ │ │ -0032cb10 00000017 R_ARM_RELATIVE │ │ │ │ -0032cb14 00000017 R_ARM_RELATIVE │ │ │ │ -0032cb18 00000017 R_ARM_RELATIVE │ │ │ │ -0032cb1c 00000017 R_ARM_RELATIVE │ │ │ │ -0032cb20 00000017 R_ARM_RELATIVE │ │ │ │ -0032cb24 00000017 R_ARM_RELATIVE │ │ │ │ -0032cb28 00000017 R_ARM_RELATIVE │ │ │ │ -0032cb2c 00000017 R_ARM_RELATIVE │ │ │ │ -0032cb30 00000017 R_ARM_RELATIVE │ │ │ │ -0032cb34 00000017 R_ARM_RELATIVE │ │ │ │ -0032cb38 00000017 R_ARM_RELATIVE │ │ │ │ -0032cb3c 00000017 R_ARM_RELATIVE │ │ │ │ -0032cb40 00000017 R_ARM_RELATIVE │ │ │ │ -0032cb44 00000017 R_ARM_RELATIVE │ │ │ │ -0032cb48 00000017 R_ARM_RELATIVE │ │ │ │ -0032cb4c 00000017 R_ARM_RELATIVE │ │ │ │ -0032cb50 00000017 R_ARM_RELATIVE │ │ │ │ -0032cb54 00000017 R_ARM_RELATIVE │ │ │ │ -0032cb58 00000017 R_ARM_RELATIVE │ │ │ │ -0032cb5c 00000017 R_ARM_RELATIVE │ │ │ │ -0032cb60 00000017 R_ARM_RELATIVE │ │ │ │ -0032cb64 00000017 R_ARM_RELATIVE │ │ │ │ -0032cb68 00000017 R_ARM_RELATIVE │ │ │ │ -0032cb74 00000017 R_ARM_RELATIVE │ │ │ │ -0032cb80 00000017 R_ARM_RELATIVE │ │ │ │ -0032cb8c 00000017 R_ARM_RELATIVE │ │ │ │ -0032cb98 00000017 R_ARM_RELATIVE │ │ │ │ -0032cba4 00000017 R_ARM_RELATIVE │ │ │ │ -0032cbb0 00000017 R_ARM_RELATIVE │ │ │ │ -0032cbbc 00000017 R_ARM_RELATIVE │ │ │ │ -0032cbc8 00000017 R_ARM_RELATIVE │ │ │ │ -0032cbd4 00000017 R_ARM_RELATIVE │ │ │ │ -0032cbe0 00000017 R_ARM_RELATIVE │ │ │ │ -0032cbec 00000017 R_ARM_RELATIVE │ │ │ │ -0032cbf8 00000017 R_ARM_RELATIVE │ │ │ │ -0032cc04 00000017 R_ARM_RELATIVE │ │ │ │ -0032cc10 00000017 R_ARM_RELATIVE │ │ │ │ -0032cc1c 00000017 R_ARM_RELATIVE │ │ │ │ -0032cc28 00000017 R_ARM_RELATIVE │ │ │ │ -0032cc34 00000017 R_ARM_RELATIVE │ │ │ │ -0032cc40 00000017 R_ARM_RELATIVE │ │ │ │ -0032cc4c 00000017 R_ARM_RELATIVE │ │ │ │ -0032cc58 00000017 R_ARM_RELATIVE │ │ │ │ -0032cc64 00000017 R_ARM_RELATIVE │ │ │ │ -0032cc70 00000017 R_ARM_RELATIVE │ │ │ │ -0032cc7c 00000017 R_ARM_RELATIVE │ │ │ │ -0032cc88 00000017 R_ARM_RELATIVE │ │ │ │ -0032cc94 00000017 R_ARM_RELATIVE │ │ │ │ -0032cca0 00000017 R_ARM_RELATIVE │ │ │ │ -0032ccac 00000017 R_ARM_RELATIVE │ │ │ │ -0032ccb8 00000017 R_ARM_RELATIVE │ │ │ │ -0032ccc4 00000017 R_ARM_RELATIVE │ │ │ │ -0032ccd0 00000017 R_ARM_RELATIVE │ │ │ │ -0032ccdc 00000017 R_ARM_RELATIVE │ │ │ │ -0032cce8 00000017 R_ARM_RELATIVE │ │ │ │ -0032ccf4 00000017 R_ARM_RELATIVE │ │ │ │ -0032cd00 00000017 R_ARM_RELATIVE │ │ │ │ -0032cd0c 00000017 R_ARM_RELATIVE │ │ │ │ -0032cd18 00000017 R_ARM_RELATIVE │ │ │ │ -0032cd24 00000017 R_ARM_RELATIVE │ │ │ │ -0032cd30 00000017 R_ARM_RELATIVE │ │ │ │ -0032cd3c 00000017 R_ARM_RELATIVE │ │ │ │ -0032cd48 00000017 R_ARM_RELATIVE │ │ │ │ -0032cd54 00000017 R_ARM_RELATIVE │ │ │ │ -0032cd60 00000017 R_ARM_RELATIVE │ │ │ │ -0032cd6c 00000017 R_ARM_RELATIVE │ │ │ │ -0032cd78 00000017 R_ARM_RELATIVE │ │ │ │ -0032cd84 00000017 R_ARM_RELATIVE │ │ │ │ -0032cd90 00000017 R_ARM_RELATIVE │ │ │ │ -0032cd9c 00000017 R_ARM_RELATIVE │ │ │ │ -0032cda8 00000017 R_ARM_RELATIVE │ │ │ │ -0032cdb4 00000017 R_ARM_RELATIVE │ │ │ │ -0032cdc0 00000017 R_ARM_RELATIVE │ │ │ │ -0032cdcc 00000017 R_ARM_RELATIVE │ │ │ │ -0032cdd8 00000017 R_ARM_RELATIVE │ │ │ │ -0032cde4 00000017 R_ARM_RELATIVE │ │ │ │ -0032cdf0 00000017 R_ARM_RELATIVE │ │ │ │ -0032cdfc 00000017 R_ARM_RELATIVE │ │ │ │ -0032ce08 00000017 R_ARM_RELATIVE │ │ │ │ -0032ce14 00000017 R_ARM_RELATIVE │ │ │ │ -0032ce20 00000017 R_ARM_RELATIVE │ │ │ │ -0032ce2c 00000017 R_ARM_RELATIVE │ │ │ │ -0032ce38 00000017 R_ARM_RELATIVE │ │ │ │ -0032ce44 00000017 R_ARM_RELATIVE │ │ │ │ -0032ce50 00000017 R_ARM_RELATIVE │ │ │ │ -0032ce5c 00000017 R_ARM_RELATIVE │ │ │ │ -0032ce68 00000017 R_ARM_RELATIVE │ │ │ │ -0032ce74 00000017 R_ARM_RELATIVE │ │ │ │ -0032ce80 00000017 R_ARM_RELATIVE │ │ │ │ -0032ce8c 00000017 R_ARM_RELATIVE │ │ │ │ -0032ce98 00000017 R_ARM_RELATIVE │ │ │ │ -0032cea4 00000017 R_ARM_RELATIVE │ │ │ │ -0032ceb0 00000017 R_ARM_RELATIVE │ │ │ │ -0032cebc 00000017 R_ARM_RELATIVE │ │ │ │ -0032cec8 00000017 R_ARM_RELATIVE │ │ │ │ -0032ced4 00000017 R_ARM_RELATIVE │ │ │ │ -0032cee0 00000017 R_ARM_RELATIVE │ │ │ │ -0032ceec 00000017 R_ARM_RELATIVE │ │ │ │ -0032cef8 00000017 R_ARM_RELATIVE │ │ │ │ -0032cf04 00000017 R_ARM_RELATIVE │ │ │ │ -0032cf10 00000017 R_ARM_RELATIVE │ │ │ │ -0032cf1c 00000017 R_ARM_RELATIVE │ │ │ │ -0032cf28 00000017 R_ARM_RELATIVE │ │ │ │ -0032cf34 00000017 R_ARM_RELATIVE │ │ │ │ -0032cf40 00000017 R_ARM_RELATIVE │ │ │ │ -0032cf4c 00000017 R_ARM_RELATIVE │ │ │ │ -0032cf58 00000017 R_ARM_RELATIVE │ │ │ │ -0032cf64 00000017 R_ARM_RELATIVE │ │ │ │ -0032cf70 00000017 R_ARM_RELATIVE │ │ │ │ -0032cf7c 00000017 R_ARM_RELATIVE │ │ │ │ -0032cf88 00000017 R_ARM_RELATIVE │ │ │ │ -0032cf94 00000017 R_ARM_RELATIVE │ │ │ │ -0032cfa0 00000017 R_ARM_RELATIVE │ │ │ │ -0032cfac 00000017 R_ARM_RELATIVE │ │ │ │ -0032cfb8 00000017 R_ARM_RELATIVE │ │ │ │ -0032cfc4 00000017 R_ARM_RELATIVE │ │ │ │ -0032cfd0 00000017 R_ARM_RELATIVE │ │ │ │ -0032cfdc 00000017 R_ARM_RELATIVE │ │ │ │ -0032cfe8 00000017 R_ARM_RELATIVE │ │ │ │ -0032cff4 00000017 R_ARM_RELATIVE │ │ │ │ -0032d000 00000017 R_ARM_RELATIVE │ │ │ │ -0032d00c 00000017 R_ARM_RELATIVE │ │ │ │ -0032d018 00000017 R_ARM_RELATIVE │ │ │ │ -0032d024 00000017 R_ARM_RELATIVE │ │ │ │ -0032d030 00000017 R_ARM_RELATIVE │ │ │ │ -0032d03c 00000017 R_ARM_RELATIVE │ │ │ │ -0032d048 00000017 R_ARM_RELATIVE │ │ │ │ -0032d054 00000017 R_ARM_RELATIVE │ │ │ │ -0032d060 00000017 R_ARM_RELATIVE │ │ │ │ -0032d06c 00000017 R_ARM_RELATIVE │ │ │ │ -0032d078 00000017 R_ARM_RELATIVE │ │ │ │ -0032d084 00000017 R_ARM_RELATIVE │ │ │ │ -0032d090 00000017 R_ARM_RELATIVE │ │ │ │ -0032d09c 00000017 R_ARM_RELATIVE │ │ │ │ -0032d0a8 00000017 R_ARM_RELATIVE │ │ │ │ -0032d0b4 00000017 R_ARM_RELATIVE │ │ │ │ -0032d0c0 00000017 R_ARM_RELATIVE │ │ │ │ -0032d0cc 00000017 R_ARM_RELATIVE │ │ │ │ -0032d0d8 00000017 R_ARM_RELATIVE │ │ │ │ -0032d0e4 00000017 R_ARM_RELATIVE │ │ │ │ -0032d0f0 00000017 R_ARM_RELATIVE │ │ │ │ -0032d0fc 00000017 R_ARM_RELATIVE │ │ │ │ -0032d108 00000017 R_ARM_RELATIVE │ │ │ │ -0032d114 00000017 R_ARM_RELATIVE │ │ │ │ -0032d120 00000017 R_ARM_RELATIVE │ │ │ │ -0032d12c 00000017 R_ARM_RELATIVE │ │ │ │ -0032d138 00000017 R_ARM_RELATIVE │ │ │ │ -0032d144 00000017 R_ARM_RELATIVE │ │ │ │ -0032d150 00000017 R_ARM_RELATIVE │ │ │ │ -0032d15c 00000017 R_ARM_RELATIVE │ │ │ │ -0032d168 00000017 R_ARM_RELATIVE │ │ │ │ -0032d174 00000017 R_ARM_RELATIVE │ │ │ │ -0032d180 00000017 R_ARM_RELATIVE │ │ │ │ -0032d18c 00000017 R_ARM_RELATIVE │ │ │ │ -0032d198 00000017 R_ARM_RELATIVE │ │ │ │ -0032d1a4 00000017 R_ARM_RELATIVE │ │ │ │ -0032d1b0 00000017 R_ARM_RELATIVE │ │ │ │ -0032d1bc 00000017 R_ARM_RELATIVE │ │ │ │ -0032d1c8 00000017 R_ARM_RELATIVE │ │ │ │ -0032d1d4 00000017 R_ARM_RELATIVE │ │ │ │ -0032d1e0 00000017 R_ARM_RELATIVE │ │ │ │ -0032d1ec 00000017 R_ARM_RELATIVE │ │ │ │ -0032d1f8 00000017 R_ARM_RELATIVE │ │ │ │ -0032d204 00000017 R_ARM_RELATIVE │ │ │ │ -0032d210 00000017 R_ARM_RELATIVE │ │ │ │ -0032d21c 00000017 R_ARM_RELATIVE │ │ │ │ -0032d228 00000017 R_ARM_RELATIVE │ │ │ │ -0032d234 00000017 R_ARM_RELATIVE │ │ │ │ -0032d240 00000017 R_ARM_RELATIVE │ │ │ │ -0032d24c 00000017 R_ARM_RELATIVE │ │ │ │ -0032d258 00000017 R_ARM_RELATIVE │ │ │ │ -0032d264 00000017 R_ARM_RELATIVE │ │ │ │ -0032d270 00000017 R_ARM_RELATIVE │ │ │ │ -0032d27c 00000017 R_ARM_RELATIVE │ │ │ │ -0032d288 00000017 R_ARM_RELATIVE │ │ │ │ -0032d294 00000017 R_ARM_RELATIVE │ │ │ │ -0032d2a0 00000017 R_ARM_RELATIVE │ │ │ │ -0032d2ac 00000017 R_ARM_RELATIVE │ │ │ │ -0032d2b8 00000017 R_ARM_RELATIVE │ │ │ │ -0032d2c4 00000017 R_ARM_RELATIVE │ │ │ │ -0032d2d0 00000017 R_ARM_RELATIVE │ │ │ │ -0032d2dc 00000017 R_ARM_RELATIVE │ │ │ │ -0032d2e8 00000017 R_ARM_RELATIVE │ │ │ │ -0032d2f4 00000017 R_ARM_RELATIVE │ │ │ │ -0032d300 00000017 R_ARM_RELATIVE │ │ │ │ -0032d30c 00000017 R_ARM_RELATIVE │ │ │ │ -0032d318 00000017 R_ARM_RELATIVE │ │ │ │ -0032d324 00000017 R_ARM_RELATIVE │ │ │ │ -0032d330 00000017 R_ARM_RELATIVE │ │ │ │ -0032d33c 00000017 R_ARM_RELATIVE │ │ │ │ -0032d348 00000017 R_ARM_RELATIVE │ │ │ │ -0032d354 00000017 R_ARM_RELATIVE │ │ │ │ -0032d360 00000017 R_ARM_RELATIVE │ │ │ │ -0032d36c 00000017 R_ARM_RELATIVE │ │ │ │ -0032d378 00000017 R_ARM_RELATIVE │ │ │ │ -0032d384 00000017 R_ARM_RELATIVE │ │ │ │ -0032d390 00000017 R_ARM_RELATIVE │ │ │ │ -0032d39c 00000017 R_ARM_RELATIVE │ │ │ │ -0032d3a8 00000017 R_ARM_RELATIVE │ │ │ │ -0032d3b4 00000017 R_ARM_RELATIVE │ │ │ │ -0032d3c0 00000017 R_ARM_RELATIVE │ │ │ │ -0032d3cc 00000017 R_ARM_RELATIVE │ │ │ │ -0032d3d8 00000017 R_ARM_RELATIVE │ │ │ │ -0032d3e4 00000017 R_ARM_RELATIVE │ │ │ │ -0032d3f0 00000017 R_ARM_RELATIVE │ │ │ │ -0032d3fc 00000017 R_ARM_RELATIVE │ │ │ │ -0032d400 00000017 R_ARM_RELATIVE │ │ │ │ -0032d404 00000017 R_ARM_RELATIVE │ │ │ │ -0032d408 00000017 R_ARM_RELATIVE │ │ │ │ -0032d40c 00000017 R_ARM_RELATIVE │ │ │ │ -0032d410 00000017 R_ARM_RELATIVE │ │ │ │ -0032d414 00000017 R_ARM_RELATIVE │ │ │ │ -0032d418 00000017 R_ARM_RELATIVE │ │ │ │ -0032d41c 00000017 R_ARM_RELATIVE │ │ │ │ -0032d420 00000017 R_ARM_RELATIVE │ │ │ │ -0032d424 00000017 R_ARM_RELATIVE │ │ │ │ -0032d428 00000017 R_ARM_RELATIVE │ │ │ │ -0032d42c 00000017 R_ARM_RELATIVE │ │ │ │ -0032d430 00000017 R_ARM_RELATIVE │ │ │ │ -0032d434 00000017 R_ARM_RELATIVE │ │ │ │ -0032d438 00000017 R_ARM_RELATIVE │ │ │ │ -0032d43c 00000017 R_ARM_RELATIVE │ │ │ │ -0032d440 00000017 R_ARM_RELATIVE │ │ │ │ -0032d444 00000017 R_ARM_RELATIVE │ │ │ │ -0032d448 00000017 R_ARM_RELATIVE │ │ │ │ -0032d44c 00000017 R_ARM_RELATIVE │ │ │ │ -0032d450 00000017 R_ARM_RELATIVE │ │ │ │ -0032d454 00000017 R_ARM_RELATIVE │ │ │ │ -0032d458 00000017 R_ARM_RELATIVE │ │ │ │ -0032d45c 00000017 R_ARM_RELATIVE │ │ │ │ -0032d460 00000017 R_ARM_RELATIVE │ │ │ │ -0032d464 00000017 R_ARM_RELATIVE │ │ │ │ -0032d468 00000017 R_ARM_RELATIVE │ │ │ │ -0032d46c 00000017 R_ARM_RELATIVE │ │ │ │ -0032d470 00000017 R_ARM_RELATIVE │ │ │ │ -0032d474 00000017 R_ARM_RELATIVE │ │ │ │ -0032d478 00000017 R_ARM_RELATIVE │ │ │ │ -0032d47c 00000017 R_ARM_RELATIVE │ │ │ │ -0032d480 00000017 R_ARM_RELATIVE │ │ │ │ -0032d484 00000017 R_ARM_RELATIVE │ │ │ │ -0032d488 00000017 R_ARM_RELATIVE │ │ │ │ -0032d48c 00000017 R_ARM_RELATIVE │ │ │ │ -0032d490 00000017 R_ARM_RELATIVE │ │ │ │ -0032d494 00000017 R_ARM_RELATIVE │ │ │ │ -0032d498 00000017 R_ARM_RELATIVE │ │ │ │ -0032d49c 00000017 R_ARM_RELATIVE │ │ │ │ -0032d4a0 00000017 R_ARM_RELATIVE │ │ │ │ -0032d4a4 00000017 R_ARM_RELATIVE │ │ │ │ -0032d4a8 00000017 R_ARM_RELATIVE │ │ │ │ -0032d4ac 00000017 R_ARM_RELATIVE │ │ │ │ -0032d4b0 00000017 R_ARM_RELATIVE │ │ │ │ -0032d4b4 00000017 R_ARM_RELATIVE │ │ │ │ -0032d4b8 00000017 R_ARM_RELATIVE │ │ │ │ -0032d4bc 00000017 R_ARM_RELATIVE │ │ │ │ -0032d4c0 00000017 R_ARM_RELATIVE │ │ │ │ -0032d4c4 00000017 R_ARM_RELATIVE │ │ │ │ -0032d4c8 00000017 R_ARM_RELATIVE │ │ │ │ -0032d4cc 00000017 R_ARM_RELATIVE │ │ │ │ -0032d4d0 00000017 R_ARM_RELATIVE │ │ │ │ -0032d4d4 00000017 R_ARM_RELATIVE │ │ │ │ -0032d4d8 00000017 R_ARM_RELATIVE │ │ │ │ -0032d4dc 00000017 R_ARM_RELATIVE │ │ │ │ -0032d4e0 00000017 R_ARM_RELATIVE │ │ │ │ -0032d4e4 00000017 R_ARM_RELATIVE │ │ │ │ -0032d4e8 00000017 R_ARM_RELATIVE │ │ │ │ -0032d4ec 00000017 R_ARM_RELATIVE │ │ │ │ -0032d4f0 00000017 R_ARM_RELATIVE │ │ │ │ -0032d4f4 00000017 R_ARM_RELATIVE │ │ │ │ -0032d4f8 00000017 R_ARM_RELATIVE │ │ │ │ -0032d4fc 00000017 R_ARM_RELATIVE │ │ │ │ -0032d500 00000017 R_ARM_RELATIVE │ │ │ │ -0032d504 00000017 R_ARM_RELATIVE │ │ │ │ -0032d508 00000017 R_ARM_RELATIVE │ │ │ │ -0032d50c 00000017 R_ARM_RELATIVE │ │ │ │ -0032d510 00000017 R_ARM_RELATIVE │ │ │ │ -0032d514 00000017 R_ARM_RELATIVE │ │ │ │ -0032d518 00000017 R_ARM_RELATIVE │ │ │ │ -0032d51c 00000017 R_ARM_RELATIVE │ │ │ │ -0032d520 00000017 R_ARM_RELATIVE │ │ │ │ -0032d524 00000017 R_ARM_RELATIVE │ │ │ │ -0032d528 00000017 R_ARM_RELATIVE │ │ │ │ -0032d52c 00000017 R_ARM_RELATIVE │ │ │ │ -0032d530 00000017 R_ARM_RELATIVE │ │ │ │ -0032d534 00000017 R_ARM_RELATIVE │ │ │ │ -0032d538 00000017 R_ARM_RELATIVE │ │ │ │ -0032d53c 00000017 R_ARM_RELATIVE │ │ │ │ -0032d540 00000017 R_ARM_RELATIVE │ │ │ │ -0032d544 00000017 R_ARM_RELATIVE │ │ │ │ -0032d548 00000017 R_ARM_RELATIVE │ │ │ │ -0032d54c 00000017 R_ARM_RELATIVE │ │ │ │ -0032d550 00000017 R_ARM_RELATIVE │ │ │ │ -0032d554 00000017 R_ARM_RELATIVE │ │ │ │ -0032d558 00000017 R_ARM_RELATIVE │ │ │ │ -0032d55c 00000017 R_ARM_RELATIVE │ │ │ │ -0032d560 00000017 R_ARM_RELATIVE │ │ │ │ -0032d564 00000017 R_ARM_RELATIVE │ │ │ │ -0032d568 00000017 R_ARM_RELATIVE │ │ │ │ -0032d56c 00000017 R_ARM_RELATIVE │ │ │ │ -0032d570 00000017 R_ARM_RELATIVE │ │ │ │ -0032d574 00000017 R_ARM_RELATIVE │ │ │ │ -0032d578 00000017 R_ARM_RELATIVE │ │ │ │ -0032d57c 00000017 R_ARM_RELATIVE │ │ │ │ -0032d580 00000017 R_ARM_RELATIVE │ │ │ │ -0032d584 00000017 R_ARM_RELATIVE │ │ │ │ -0032d588 00000017 R_ARM_RELATIVE │ │ │ │ -0032d58c 00000017 R_ARM_RELATIVE │ │ │ │ -0032d590 00000017 R_ARM_RELATIVE │ │ │ │ -0032d594 00000017 R_ARM_RELATIVE │ │ │ │ -0032d598 00000017 R_ARM_RELATIVE │ │ │ │ -0032d59c 00000017 R_ARM_RELATIVE │ │ │ │ -0032d5a0 00000017 R_ARM_RELATIVE │ │ │ │ -0032d5a4 00000017 R_ARM_RELATIVE │ │ │ │ -0032d5a8 00000017 R_ARM_RELATIVE │ │ │ │ -0032d5ac 00000017 R_ARM_RELATIVE │ │ │ │ -0032d5b0 00000017 R_ARM_RELATIVE │ │ │ │ -0032d5b4 00000017 R_ARM_RELATIVE │ │ │ │ -0032d5b8 00000017 R_ARM_RELATIVE │ │ │ │ -0032d5bc 00000017 R_ARM_RELATIVE │ │ │ │ -0032d5c0 00000017 R_ARM_RELATIVE │ │ │ │ -0032d5c4 00000017 R_ARM_RELATIVE │ │ │ │ -0032d5c8 00000017 R_ARM_RELATIVE │ │ │ │ -0032d5cc 00000017 R_ARM_RELATIVE │ │ │ │ -0032d5d0 00000017 R_ARM_RELATIVE │ │ │ │ -0032d5d4 00000017 R_ARM_RELATIVE │ │ │ │ -0032d5d8 00000017 R_ARM_RELATIVE │ │ │ │ -0032d5dc 00000017 R_ARM_RELATIVE │ │ │ │ -0032d5e0 00000017 R_ARM_RELATIVE │ │ │ │ -0032d5e4 00000017 R_ARM_RELATIVE │ │ │ │ -0032d5e8 00000017 R_ARM_RELATIVE │ │ │ │ -0032d5ec 00000017 R_ARM_RELATIVE │ │ │ │ -0032d5f0 00000017 R_ARM_RELATIVE │ │ │ │ -0032d5f4 00000017 R_ARM_RELATIVE │ │ │ │ -0032d5f8 00000017 R_ARM_RELATIVE │ │ │ │ -0032d5fc 00000017 R_ARM_RELATIVE │ │ │ │ -0032d600 00000017 R_ARM_RELATIVE │ │ │ │ -0032d604 00000017 R_ARM_RELATIVE │ │ │ │ -0032d608 00000017 R_ARM_RELATIVE │ │ │ │ -0032d60c 00000017 R_ARM_RELATIVE │ │ │ │ -0032d610 00000017 R_ARM_RELATIVE │ │ │ │ -0032d614 00000017 R_ARM_RELATIVE │ │ │ │ -0032d618 00000017 R_ARM_RELATIVE │ │ │ │ -0032d61c 00000017 R_ARM_RELATIVE │ │ │ │ -0032d620 00000017 R_ARM_RELATIVE │ │ │ │ -0032d624 00000017 R_ARM_RELATIVE │ │ │ │ -0032d628 00000017 R_ARM_RELATIVE │ │ │ │ -0032d62c 00000017 R_ARM_RELATIVE │ │ │ │ -0032d630 00000017 R_ARM_RELATIVE │ │ │ │ -0032d634 00000017 R_ARM_RELATIVE │ │ │ │ -0032d638 00000017 R_ARM_RELATIVE │ │ │ │ -0032d63c 00000017 R_ARM_RELATIVE │ │ │ │ -0032d640 00000017 R_ARM_RELATIVE │ │ │ │ -0032d644 00000017 R_ARM_RELATIVE │ │ │ │ -0032d648 00000017 R_ARM_RELATIVE │ │ │ │ -0032d64c 00000017 R_ARM_RELATIVE │ │ │ │ -0032d650 00000017 R_ARM_RELATIVE │ │ │ │ -0032d654 00000017 R_ARM_RELATIVE │ │ │ │ -0032d658 00000017 R_ARM_RELATIVE │ │ │ │ -0032d65c 00000017 R_ARM_RELATIVE │ │ │ │ -0032d660 00000017 R_ARM_RELATIVE │ │ │ │ -0032d664 00000017 R_ARM_RELATIVE │ │ │ │ -0032d668 00000017 R_ARM_RELATIVE │ │ │ │ -0032d66c 00000017 R_ARM_RELATIVE │ │ │ │ -0032d670 00000017 R_ARM_RELATIVE │ │ │ │ -0032d674 00000017 R_ARM_RELATIVE │ │ │ │ -0032d678 00000017 R_ARM_RELATIVE │ │ │ │ -0032d67c 00000017 R_ARM_RELATIVE │ │ │ │ -0032d680 00000017 R_ARM_RELATIVE │ │ │ │ -0032d684 00000017 R_ARM_RELATIVE │ │ │ │ -0032d688 00000017 R_ARM_RELATIVE │ │ │ │ -0032d68c 00000017 R_ARM_RELATIVE │ │ │ │ -0032d690 00000017 R_ARM_RELATIVE │ │ │ │ -0032d694 00000017 R_ARM_RELATIVE │ │ │ │ -0032d698 00000017 R_ARM_RELATIVE │ │ │ │ -0032d69c 00000017 R_ARM_RELATIVE │ │ │ │ -0032d6a0 00000017 R_ARM_RELATIVE │ │ │ │ -0032d6a4 00000017 R_ARM_RELATIVE │ │ │ │ -0032d6a8 00000017 R_ARM_RELATIVE │ │ │ │ -0032d6ac 00000017 R_ARM_RELATIVE │ │ │ │ -0032d6b0 00000017 R_ARM_RELATIVE │ │ │ │ -0032d6b4 00000017 R_ARM_RELATIVE │ │ │ │ -0032d6b8 00000017 R_ARM_RELATIVE │ │ │ │ -0032d6bc 00000017 R_ARM_RELATIVE │ │ │ │ -0032d6c0 00000017 R_ARM_RELATIVE │ │ │ │ -0032d6c4 00000017 R_ARM_RELATIVE │ │ │ │ -0032d6c8 00000017 R_ARM_RELATIVE │ │ │ │ -0032d6cc 00000017 R_ARM_RELATIVE │ │ │ │ -0032d6d0 00000017 R_ARM_RELATIVE │ │ │ │ -0032d6d4 00000017 R_ARM_RELATIVE │ │ │ │ -0032d6d8 00000017 R_ARM_RELATIVE │ │ │ │ -0032d6dc 00000017 R_ARM_RELATIVE │ │ │ │ -0032d6e0 00000017 R_ARM_RELATIVE │ │ │ │ -0032d6e4 00000017 R_ARM_RELATIVE │ │ │ │ -0032d6e8 00000017 R_ARM_RELATIVE │ │ │ │ -0032d6ec 00000017 R_ARM_RELATIVE │ │ │ │ -0032d6f0 00000017 R_ARM_RELATIVE │ │ │ │ -0032d6f4 00000017 R_ARM_RELATIVE │ │ │ │ -0032d6f8 00000017 R_ARM_RELATIVE │ │ │ │ -0032d6fc 00000017 R_ARM_RELATIVE │ │ │ │ -0032d700 00000017 R_ARM_RELATIVE │ │ │ │ -0032d704 00000017 R_ARM_RELATIVE │ │ │ │ -0032d708 00000017 R_ARM_RELATIVE │ │ │ │ -0032d70c 00000017 R_ARM_RELATIVE │ │ │ │ -0032d710 00000017 R_ARM_RELATIVE │ │ │ │ -0032d714 00000017 R_ARM_RELATIVE │ │ │ │ -0032d718 00000017 R_ARM_RELATIVE │ │ │ │ -0032d71c 00000017 R_ARM_RELATIVE │ │ │ │ -0032d720 00000017 R_ARM_RELATIVE │ │ │ │ -0032d724 00000017 R_ARM_RELATIVE │ │ │ │ -0032d728 00000017 R_ARM_RELATIVE │ │ │ │ -0032d72c 00000017 R_ARM_RELATIVE │ │ │ │ -0032d730 00000017 R_ARM_RELATIVE │ │ │ │ -0032d734 00000017 R_ARM_RELATIVE │ │ │ │ -0032d738 00000017 R_ARM_RELATIVE │ │ │ │ -0032d73c 00000017 R_ARM_RELATIVE │ │ │ │ -0032d740 00000017 R_ARM_RELATIVE │ │ │ │ -0032d744 00000017 R_ARM_RELATIVE │ │ │ │ -0032d748 00000017 R_ARM_RELATIVE │ │ │ │ -0032d74c 00000017 R_ARM_RELATIVE │ │ │ │ -0032d750 00000017 R_ARM_RELATIVE │ │ │ │ -0032d754 00000017 R_ARM_RELATIVE │ │ │ │ -0032d758 00000017 R_ARM_RELATIVE │ │ │ │ -0032d75c 00000017 R_ARM_RELATIVE │ │ │ │ -0032d760 00000017 R_ARM_RELATIVE │ │ │ │ -0032d764 00000017 R_ARM_RELATIVE │ │ │ │ -0032d768 00000017 R_ARM_RELATIVE │ │ │ │ -0032d76c 00000017 R_ARM_RELATIVE │ │ │ │ -0032d770 00000017 R_ARM_RELATIVE │ │ │ │ -0032d774 00000017 R_ARM_RELATIVE │ │ │ │ -0032d778 00000017 R_ARM_RELATIVE │ │ │ │ -0032d77c 00000017 R_ARM_RELATIVE │ │ │ │ -0032d780 00000017 R_ARM_RELATIVE │ │ │ │ -0032d784 00000017 R_ARM_RELATIVE │ │ │ │ -0032d788 00000017 R_ARM_RELATIVE │ │ │ │ -0032d78c 00000017 R_ARM_RELATIVE │ │ │ │ -0032d790 00000017 R_ARM_RELATIVE │ │ │ │ -0032d794 00000017 R_ARM_RELATIVE │ │ │ │ -0032d798 00000017 R_ARM_RELATIVE │ │ │ │ -0032d79c 00000017 R_ARM_RELATIVE │ │ │ │ -0032d7a0 00000017 R_ARM_RELATIVE │ │ │ │ -0032d7a4 00000017 R_ARM_RELATIVE │ │ │ │ -0032d7a8 00000017 R_ARM_RELATIVE │ │ │ │ -0032d7ac 00000017 R_ARM_RELATIVE │ │ │ │ -0032d7b0 00000017 R_ARM_RELATIVE │ │ │ │ -0032d7b4 00000017 R_ARM_RELATIVE │ │ │ │ -0032d7b8 00000017 R_ARM_RELATIVE │ │ │ │ -0032d7bc 00000017 R_ARM_RELATIVE │ │ │ │ -0032d7c0 00000017 R_ARM_RELATIVE │ │ │ │ -0032d7c4 00000017 R_ARM_RELATIVE │ │ │ │ -0032d7c8 00000017 R_ARM_RELATIVE │ │ │ │ -0032d7cc 00000017 R_ARM_RELATIVE │ │ │ │ -0032d7d0 00000017 R_ARM_RELATIVE │ │ │ │ -0032d7d4 00000017 R_ARM_RELATIVE │ │ │ │ -0032d7d8 00000017 R_ARM_RELATIVE │ │ │ │ -0032d7dc 00000017 R_ARM_RELATIVE │ │ │ │ -0032d7e0 00000017 R_ARM_RELATIVE │ │ │ │ -0032d7e4 00000017 R_ARM_RELATIVE │ │ │ │ -0032d7e8 00000017 R_ARM_RELATIVE │ │ │ │ -0032d7ec 00000017 R_ARM_RELATIVE │ │ │ │ -0032d7f0 00000017 R_ARM_RELATIVE │ │ │ │ -0032d7f4 00000017 R_ARM_RELATIVE │ │ │ │ -0032d7f8 00000017 R_ARM_RELATIVE │ │ │ │ -0032d7fc 00000017 R_ARM_RELATIVE │ │ │ │ -0032d800 00000017 R_ARM_RELATIVE │ │ │ │ -0032d804 00000017 R_ARM_RELATIVE │ │ │ │ -0032d808 00000017 R_ARM_RELATIVE │ │ │ │ -0032d80c 00000017 R_ARM_RELATIVE │ │ │ │ -0032d810 00000017 R_ARM_RELATIVE │ │ │ │ -0032d814 00000017 R_ARM_RELATIVE │ │ │ │ -0032d818 00000017 R_ARM_RELATIVE │ │ │ │ -0032d81c 00000017 R_ARM_RELATIVE │ │ │ │ -0032d820 00000017 R_ARM_RELATIVE │ │ │ │ -0032d824 00000017 R_ARM_RELATIVE │ │ │ │ -0032d828 00000017 R_ARM_RELATIVE │ │ │ │ -0032d82c 00000017 R_ARM_RELATIVE │ │ │ │ -0032d830 00000017 R_ARM_RELATIVE │ │ │ │ -0032d834 00000017 R_ARM_RELATIVE │ │ │ │ -0032d838 00000017 R_ARM_RELATIVE │ │ │ │ -0032d83c 00000017 R_ARM_RELATIVE │ │ │ │ -0032d840 00000017 R_ARM_RELATIVE │ │ │ │ -0032d844 00000017 R_ARM_RELATIVE │ │ │ │ -0032d848 00000017 R_ARM_RELATIVE │ │ │ │ -0032d84c 00000017 R_ARM_RELATIVE │ │ │ │ -0032d850 00000017 R_ARM_RELATIVE │ │ │ │ -0032d854 00000017 R_ARM_RELATIVE │ │ │ │ -0032d858 00000017 R_ARM_RELATIVE │ │ │ │ -0032d85c 00000017 R_ARM_RELATIVE │ │ │ │ -0032d860 00000017 R_ARM_RELATIVE │ │ │ │ -0032d864 00000017 R_ARM_RELATIVE │ │ │ │ -0032d868 00000017 R_ARM_RELATIVE │ │ │ │ -0032d86c 00000017 R_ARM_RELATIVE │ │ │ │ -0032d870 00000017 R_ARM_RELATIVE │ │ │ │ -0032d874 00000017 R_ARM_RELATIVE │ │ │ │ -0032d878 00000017 R_ARM_RELATIVE │ │ │ │ -0032d87c 00000017 R_ARM_RELATIVE │ │ │ │ -0032d880 00000017 R_ARM_RELATIVE │ │ │ │ -0032d884 00000017 R_ARM_RELATIVE │ │ │ │ -0032d888 00000017 R_ARM_RELATIVE │ │ │ │ -0032d88c 00000017 R_ARM_RELATIVE │ │ │ │ -0032d890 00000017 R_ARM_RELATIVE │ │ │ │ -0032d89c 00000017 R_ARM_RELATIVE │ │ │ │ -0032d8a0 00000017 R_ARM_RELATIVE │ │ │ │ -0032d8a4 00000017 R_ARM_RELATIVE │ │ │ │ -0032d8a8 00000017 R_ARM_RELATIVE │ │ │ │ -0032d8ac 00000017 R_ARM_RELATIVE │ │ │ │ -0032d8b0 00000017 R_ARM_RELATIVE │ │ │ │ -0032d8b4 00000017 R_ARM_RELATIVE │ │ │ │ -0032d8b8 00000017 R_ARM_RELATIVE │ │ │ │ -0032d8bc 00000017 R_ARM_RELATIVE │ │ │ │ -0032d8c0 00000017 R_ARM_RELATIVE │ │ │ │ -0032d8c4 00000017 R_ARM_RELATIVE │ │ │ │ -0032d8c8 00000017 R_ARM_RELATIVE │ │ │ │ -0032d8cc 00000017 R_ARM_RELATIVE │ │ │ │ -0032d8d0 00000017 R_ARM_RELATIVE │ │ │ │ -0032d8d4 00000017 R_ARM_RELATIVE │ │ │ │ -0032d8d8 00000017 R_ARM_RELATIVE │ │ │ │ -0032d8dc 00000017 R_ARM_RELATIVE │ │ │ │ -0032d8e0 00000017 R_ARM_RELATIVE │ │ │ │ -0032d8e4 00000017 R_ARM_RELATIVE │ │ │ │ -0032d8e8 00000017 R_ARM_RELATIVE │ │ │ │ -0032d8ec 00000017 R_ARM_RELATIVE │ │ │ │ -0032d8f0 00000017 R_ARM_RELATIVE │ │ │ │ -0032d8f4 00000017 R_ARM_RELATIVE │ │ │ │ -0032d8f8 00000017 R_ARM_RELATIVE │ │ │ │ -0032d8fc 00000017 R_ARM_RELATIVE │ │ │ │ -0032d900 00000017 R_ARM_RELATIVE │ │ │ │ -0032d904 00000017 R_ARM_RELATIVE │ │ │ │ -0032d908 00000017 R_ARM_RELATIVE │ │ │ │ -0032d90c 00000017 R_ARM_RELATIVE │ │ │ │ -0032d910 00000017 R_ARM_RELATIVE │ │ │ │ -0032d914 00000017 R_ARM_RELATIVE │ │ │ │ -0032d918 00000017 R_ARM_RELATIVE │ │ │ │ -0032d91c 00000017 R_ARM_RELATIVE │ │ │ │ -0032d920 00000017 R_ARM_RELATIVE │ │ │ │ -0032d924 00000017 R_ARM_RELATIVE │ │ │ │ -0032d928 00000017 R_ARM_RELATIVE │ │ │ │ -0032d92c 00000017 R_ARM_RELATIVE │ │ │ │ -0032d930 00000017 R_ARM_RELATIVE │ │ │ │ -0032d934 00000017 R_ARM_RELATIVE │ │ │ │ -0032d938 00000017 R_ARM_RELATIVE │ │ │ │ -0032d93c 00000017 R_ARM_RELATIVE │ │ │ │ -0032d940 00000017 R_ARM_RELATIVE │ │ │ │ -0032d944 00000017 R_ARM_RELATIVE │ │ │ │ -0032d948 00000017 R_ARM_RELATIVE │ │ │ │ -0032d94c 00000017 R_ARM_RELATIVE │ │ │ │ -0032d950 00000017 R_ARM_RELATIVE │ │ │ │ -0032d954 00000017 R_ARM_RELATIVE │ │ │ │ -0032d958 00000017 R_ARM_RELATIVE │ │ │ │ -0032d95c 00000017 R_ARM_RELATIVE │ │ │ │ -0032d960 00000017 R_ARM_RELATIVE │ │ │ │ -0032d964 00000017 R_ARM_RELATIVE │ │ │ │ -0032d968 00000017 R_ARM_RELATIVE │ │ │ │ -0032d96c 00000017 R_ARM_RELATIVE │ │ │ │ -0032d974 00000017 R_ARM_RELATIVE │ │ │ │ -0032d978 00000017 R_ARM_RELATIVE │ │ │ │ -0032d97c 00000017 R_ARM_RELATIVE │ │ │ │ -0032d980 00000017 R_ARM_RELATIVE │ │ │ │ -0032d984 00000017 R_ARM_RELATIVE │ │ │ │ -0032d988 00000017 R_ARM_RELATIVE │ │ │ │ -0032d98c 00000017 R_ARM_RELATIVE │ │ │ │ -0032d990 00000017 R_ARM_RELATIVE │ │ │ │ -0032d994 00000017 R_ARM_RELATIVE │ │ │ │ -0032d998 00000017 R_ARM_RELATIVE │ │ │ │ -0032d99c 00000017 R_ARM_RELATIVE │ │ │ │ -0032d9a0 00000017 R_ARM_RELATIVE │ │ │ │ -0032d9a4 00000017 R_ARM_RELATIVE │ │ │ │ -0032d9ac 00000017 R_ARM_RELATIVE │ │ │ │ -0032d9b0 00000017 R_ARM_RELATIVE │ │ │ │ -0032d9b4 00000017 R_ARM_RELATIVE │ │ │ │ -0032d9c4 00000017 R_ARM_RELATIVE │ │ │ │ -0032da00 00000017 R_ARM_RELATIVE │ │ │ │ -0032da08 00000017 R_ARM_RELATIVE │ │ │ │ -0032da0c 00000017 R_ARM_RELATIVE │ │ │ │ -0032da10 00000017 R_ARM_RELATIVE │ │ │ │ -0032da14 00000017 R_ARM_RELATIVE │ │ │ │ -0032da18 00000017 R_ARM_RELATIVE │ │ │ │ -0032da1c 00000017 R_ARM_RELATIVE │ │ │ │ -0032da24 00000017 R_ARM_RELATIVE │ │ │ │ -0032da28 00000017 R_ARM_RELATIVE │ │ │ │ -0032da2c 00000017 R_ARM_RELATIVE │ │ │ │ -0032da3c 00000017 R_ARM_RELATIVE │ │ │ │ -0032da78 00000017 R_ARM_RELATIVE │ │ │ │ -0032da7c 00000017 R_ARM_RELATIVE │ │ │ │ -0032da80 00000017 R_ARM_RELATIVE │ │ │ │ -0032da84 00000017 R_ARM_RELATIVE │ │ │ │ -0032da88 00000017 R_ARM_RELATIVE │ │ │ │ -0032da90 00000017 R_ARM_RELATIVE │ │ │ │ -0032da94 00000017 R_ARM_RELATIVE │ │ │ │ -0032da98 00000017 R_ARM_RELATIVE │ │ │ │ -0032dad4 00000017 R_ARM_RELATIVE │ │ │ │ -0032dad8 00000017 R_ARM_RELATIVE │ │ │ │ -0032db04 00000017 R_ARM_RELATIVE │ │ │ │ -0032db08 00000017 R_ARM_RELATIVE │ │ │ │ -0032db0c 00000017 R_ARM_RELATIVE │ │ │ │ -0032db10 00000017 R_ARM_RELATIVE │ │ │ │ -0032db14 00000017 R_ARM_RELATIVE │ │ │ │ -0032db1c 00000017 R_ARM_RELATIVE │ │ │ │ -0032db20 00000017 R_ARM_RELATIVE │ │ │ │ -0032db24 00000017 R_ARM_RELATIVE │ │ │ │ -0032db34 00000017 R_ARM_RELATIVE │ │ │ │ -0032db78 00000017 R_ARM_RELATIVE │ │ │ │ -0032db7c 00000017 R_ARM_RELATIVE │ │ │ │ -0032db8c 00000017 R_ARM_RELATIVE │ │ │ │ -0032db90 00000017 R_ARM_RELATIVE │ │ │ │ -0032db94 00000017 R_ARM_RELATIVE │ │ │ │ -0032db98 00000017 R_ARM_RELATIVE │ │ │ │ -0032db9c 00000017 R_ARM_RELATIVE │ │ │ │ -0032dba4 00000017 R_ARM_RELATIVE │ │ │ │ -0032dba8 00000017 R_ARM_RELATIVE │ │ │ │ -0032dbac 00000017 R_ARM_RELATIVE │ │ │ │ -0032dbbc 00000017 R_ARM_RELATIVE │ │ │ │ -0032dc00 00000017 R_ARM_RELATIVE │ │ │ │ -0032dc08 00000017 R_ARM_RELATIVE │ │ │ │ -0032dc0c 00000017 R_ARM_RELATIVE │ │ │ │ -0032dc10 00000017 R_ARM_RELATIVE │ │ │ │ -0032dc14 00000017 R_ARM_RELATIVE │ │ │ │ -0032dc18 00000017 R_ARM_RELATIVE │ │ │ │ -0032dc20 00000017 R_ARM_RELATIVE │ │ │ │ -0032dc24 00000017 R_ARM_RELATIVE │ │ │ │ -0032dc28 00000017 R_ARM_RELATIVE │ │ │ │ -0032dc38 00000017 R_ARM_RELATIVE │ │ │ │ -0032dc74 00000017 R_ARM_RELATIVE │ │ │ │ -0032dc7c 00000017 R_ARM_RELATIVE │ │ │ │ -0032dc80 00000017 R_ARM_RELATIVE │ │ │ │ -0032dc84 00000017 R_ARM_RELATIVE │ │ │ │ -0032dc88 00000017 R_ARM_RELATIVE │ │ │ │ -0032dc8c 00000017 R_ARM_RELATIVE │ │ │ │ -0032dc94 00000017 R_ARM_RELATIVE │ │ │ │ -0032dc98 00000017 R_ARM_RELATIVE │ │ │ │ -0032dc9c 00000017 R_ARM_RELATIVE │ │ │ │ -0032dca0 00000017 R_ARM_RELATIVE │ │ │ │ -0032dca4 00000017 R_ARM_RELATIVE │ │ │ │ -0032dca8 00000017 R_ARM_RELATIVE │ │ │ │ -0032dcac 00000017 R_ARM_RELATIVE │ │ │ │ -0032dcb0 00000017 R_ARM_RELATIVE │ │ │ │ -0032dcb8 00000017 R_ARM_RELATIVE │ │ │ │ -0032dcbc 00000017 R_ARM_RELATIVE │ │ │ │ -0032dcc0 00000017 R_ARM_RELATIVE │ │ │ │ -0032dcc4 00000017 R_ARM_RELATIVE │ │ │ │ -0032dcc8 00000017 R_ARM_RELATIVE │ │ │ │ -0032dcd0 00000017 R_ARM_RELATIVE │ │ │ │ -0032dcd4 00000017 R_ARM_RELATIVE │ │ │ │ -0032dcd8 00000017 R_ARM_RELATIVE │ │ │ │ -0032dce8 00000017 R_ARM_RELATIVE │ │ │ │ -0032dd24 00000017 R_ARM_RELATIVE │ │ │ │ -0032dd28 00000017 R_ARM_RELATIVE │ │ │ │ -0032dd3c 00000017 R_ARM_RELATIVE │ │ │ │ -0032dd40 00000017 R_ARM_RELATIVE │ │ │ │ -0032dd44 00000017 R_ARM_RELATIVE │ │ │ │ -0032dd48 00000017 R_ARM_RELATIVE │ │ │ │ -0032dd50 00000017 R_ARM_RELATIVE │ │ │ │ -0032dd54 00000017 R_ARM_RELATIVE │ │ │ │ -0032dd58 00000017 R_ARM_RELATIVE │ │ │ │ -0032dd5c 00000017 R_ARM_RELATIVE │ │ │ │ -0032dd60 00000017 R_ARM_RELATIVE │ │ │ │ -0032dd64 00000017 R_ARM_RELATIVE │ │ │ │ -0032dd68 00000017 R_ARM_RELATIVE │ │ │ │ -0032dd6c 00000017 R_ARM_RELATIVE │ │ │ │ -0032dd70 00000017 R_ARM_RELATIVE │ │ │ │ -0032dd74 00000017 R_ARM_RELATIVE │ │ │ │ -0032dd78 00000017 R_ARM_RELATIVE │ │ │ │ -0032dd7c 00000017 R_ARM_RELATIVE │ │ │ │ -0032dd80 00000017 R_ARM_RELATIVE │ │ │ │ -0032dd8c 00000017 R_ARM_RELATIVE │ │ │ │ -0032dd90 00000017 R_ARM_RELATIVE │ │ │ │ -0032dd94 00000017 R_ARM_RELATIVE │ │ │ │ -0032dd98 00000017 R_ARM_RELATIVE │ │ │ │ -0032dd9c 00000017 R_ARM_RELATIVE │ │ │ │ -0032dda0 00000017 R_ARM_RELATIVE │ │ │ │ -0032dda4 00000017 R_ARM_RELATIVE │ │ │ │ -0032dda8 00000017 R_ARM_RELATIVE │ │ │ │ -0032ddac 00000017 R_ARM_RELATIVE │ │ │ │ -0032ddb4 00000017 R_ARM_RELATIVE │ │ │ │ -0032ddcc 00000017 R_ARM_RELATIVE │ │ │ │ -0032ddd0 00000017 R_ARM_RELATIVE │ │ │ │ -0032ddd4 00000017 R_ARM_RELATIVE │ │ │ │ -0032ddd8 00000017 R_ARM_RELATIVE │ │ │ │ -0032dddc 00000017 R_ARM_RELATIVE │ │ │ │ -0032dde0 00000017 R_ARM_RELATIVE │ │ │ │ -0032dde4 00000017 R_ARM_RELATIVE │ │ │ │ -0032dde8 00000017 R_ARM_RELATIVE │ │ │ │ -0032ddec 00000017 R_ARM_RELATIVE │ │ │ │ -0032ddf0 00000017 R_ARM_RELATIVE │ │ │ │ -0032ddf4 00000017 R_ARM_RELATIVE │ │ │ │ -0032ddf8 00000017 R_ARM_RELATIVE │ │ │ │ -0032ddfc 00000017 R_ARM_RELATIVE │ │ │ │ -0032de00 00000017 R_ARM_RELATIVE │ │ │ │ -0032de04 00000017 R_ARM_RELATIVE │ │ │ │ -0032de08 00000017 R_ARM_RELATIVE │ │ │ │ -0032de0c 00000017 R_ARM_RELATIVE │ │ │ │ -0032de10 00000017 R_ARM_RELATIVE │ │ │ │ -0032de14 00000017 R_ARM_RELATIVE │ │ │ │ -0032de18 00000017 R_ARM_RELATIVE │ │ │ │ -0032de1c 00000017 R_ARM_RELATIVE │ │ │ │ -0032de20 00000017 R_ARM_RELATIVE │ │ │ │ -0032de24 00000017 R_ARM_RELATIVE │ │ │ │ -0032de28 00000017 R_ARM_RELATIVE │ │ │ │ -0032de2c 00000017 R_ARM_RELATIVE │ │ │ │ -0032de30 00000017 R_ARM_RELATIVE │ │ │ │ -0032de34 00000017 R_ARM_RELATIVE │ │ │ │ -0032de38 00000017 R_ARM_RELATIVE │ │ │ │ -0032de3c 00000017 R_ARM_RELATIVE │ │ │ │ -0032de40 00000017 R_ARM_RELATIVE │ │ │ │ -0032de44 00000017 R_ARM_RELATIVE │ │ │ │ -0032de48 00000017 R_ARM_RELATIVE │ │ │ │ -0032de4c 00000017 R_ARM_RELATIVE │ │ │ │ -0032de50 00000017 R_ARM_RELATIVE │ │ │ │ -0032de54 00000017 R_ARM_RELATIVE │ │ │ │ -0032de58 00000017 R_ARM_RELATIVE │ │ │ │ -0032de5c 00000017 R_ARM_RELATIVE │ │ │ │ -0032de60 00000017 R_ARM_RELATIVE │ │ │ │ -0032de64 00000017 R_ARM_RELATIVE │ │ │ │ -0032de68 00000017 R_ARM_RELATIVE │ │ │ │ -0032de6c 00000017 R_ARM_RELATIVE │ │ │ │ -0032de70 00000017 R_ARM_RELATIVE │ │ │ │ -0032de74 00000017 R_ARM_RELATIVE │ │ │ │ -0032de78 00000017 R_ARM_RELATIVE │ │ │ │ -0032de7c 00000017 R_ARM_RELATIVE │ │ │ │ -0032de80 00000017 R_ARM_RELATIVE │ │ │ │ -0032de84 00000017 R_ARM_RELATIVE │ │ │ │ -0032de88 00000017 R_ARM_RELATIVE │ │ │ │ -0032de8c 00000017 R_ARM_RELATIVE │ │ │ │ -0032de90 00000017 R_ARM_RELATIVE │ │ │ │ -0032de94 00000017 R_ARM_RELATIVE │ │ │ │ -0032de98 00000017 R_ARM_RELATIVE │ │ │ │ -0032de9c 00000017 R_ARM_RELATIVE │ │ │ │ -0032dea0 00000017 R_ARM_RELATIVE │ │ │ │ -0032dea4 00000017 R_ARM_RELATIVE │ │ │ │ -0032dea8 00000017 R_ARM_RELATIVE │ │ │ │ -0032deac 00000017 R_ARM_RELATIVE │ │ │ │ -0032deb0 00000017 R_ARM_RELATIVE │ │ │ │ -0032deb4 00000017 R_ARM_RELATIVE │ │ │ │ -0032deb8 00000017 R_ARM_RELATIVE │ │ │ │ -0032debc 00000017 R_ARM_RELATIVE │ │ │ │ -0032dec0 00000017 R_ARM_RELATIVE │ │ │ │ -0032dec4 00000017 R_ARM_RELATIVE │ │ │ │ -0032dec8 00000017 R_ARM_RELATIVE │ │ │ │ -0032decc 00000017 R_ARM_RELATIVE │ │ │ │ -0032ded0 00000017 R_ARM_RELATIVE │ │ │ │ -0032ded4 00000017 R_ARM_RELATIVE │ │ │ │ -0032ded8 00000017 R_ARM_RELATIVE │ │ │ │ -0032dee4 00000017 R_ARM_RELATIVE │ │ │ │ -0032dee8 00000017 R_ARM_RELATIVE │ │ │ │ -0032deec 00000017 R_ARM_RELATIVE │ │ │ │ -0032def0 00000017 R_ARM_RELATIVE │ │ │ │ -0032def4 00000017 R_ARM_RELATIVE │ │ │ │ -0032def8 00000017 R_ARM_RELATIVE │ │ │ │ -0032defc 00000017 R_ARM_RELATIVE │ │ │ │ -0032df00 00000017 R_ARM_RELATIVE │ │ │ │ -0032df04 00000017 R_ARM_RELATIVE │ │ │ │ -0032df0c 00000017 R_ARM_RELATIVE │ │ │ │ -0032df24 00000017 R_ARM_RELATIVE │ │ │ │ -0032df28 00000017 R_ARM_RELATIVE │ │ │ │ -0032df2c 00000017 R_ARM_RELATIVE │ │ │ │ -0032df30 00000017 R_ARM_RELATIVE │ │ │ │ -0032df34 00000017 R_ARM_RELATIVE │ │ │ │ -0032df38 00000017 R_ARM_RELATIVE │ │ │ │ -0032df3c 00000017 R_ARM_RELATIVE │ │ │ │ -0032df40 00000017 R_ARM_RELATIVE │ │ │ │ -0032df44 00000017 R_ARM_RELATIVE │ │ │ │ -0032df48 00000017 R_ARM_RELATIVE │ │ │ │ -0032df4c 00000017 R_ARM_RELATIVE │ │ │ │ -0032df50 00000017 R_ARM_RELATIVE │ │ │ │ -0032df54 00000017 R_ARM_RELATIVE │ │ │ │ -0032df58 00000017 R_ARM_RELATIVE │ │ │ │ -0032df5c 00000017 R_ARM_RELATIVE │ │ │ │ -0032df60 00000017 R_ARM_RELATIVE │ │ │ │ -0032df64 00000017 R_ARM_RELATIVE │ │ │ │ -0032df68 00000017 R_ARM_RELATIVE │ │ │ │ -0032df6c 00000017 R_ARM_RELATIVE │ │ │ │ -0032df70 00000017 R_ARM_RELATIVE │ │ │ │ -0032df74 00000017 R_ARM_RELATIVE │ │ │ │ -0032df78 00000017 R_ARM_RELATIVE │ │ │ │ -0032df7c 00000017 R_ARM_RELATIVE │ │ │ │ -0032df80 00000017 R_ARM_RELATIVE │ │ │ │ -0032df84 00000017 R_ARM_RELATIVE │ │ │ │ -0032df88 00000017 R_ARM_RELATIVE │ │ │ │ -0032df8c 00000017 R_ARM_RELATIVE │ │ │ │ -0032df90 00000017 R_ARM_RELATIVE │ │ │ │ -0032df94 00000017 R_ARM_RELATIVE │ │ │ │ -0032df98 00000017 R_ARM_RELATIVE │ │ │ │ -0032df9c 00000017 R_ARM_RELATIVE │ │ │ │ -0032dfa0 00000017 R_ARM_RELATIVE │ │ │ │ -0032dfa4 00000017 R_ARM_RELATIVE │ │ │ │ -0032dfa8 00000017 R_ARM_RELATIVE │ │ │ │ -0032dfac 00000017 R_ARM_RELATIVE │ │ │ │ -0032dfb0 00000017 R_ARM_RELATIVE │ │ │ │ -0032dfb4 00000017 R_ARM_RELATIVE │ │ │ │ -0032dfb8 00000017 R_ARM_RELATIVE │ │ │ │ -0032dfbc 00000017 R_ARM_RELATIVE │ │ │ │ -0032dfc0 00000017 R_ARM_RELATIVE │ │ │ │ -0032dfc4 00000017 R_ARM_RELATIVE │ │ │ │ -0032dfc8 00000017 R_ARM_RELATIVE │ │ │ │ -0032dfcc 00000017 R_ARM_RELATIVE │ │ │ │ -0032dfd0 00000017 R_ARM_RELATIVE │ │ │ │ -0032dfd4 00000017 R_ARM_RELATIVE │ │ │ │ -0032dfd8 00000017 R_ARM_RELATIVE │ │ │ │ -0032dfdc 00000017 R_ARM_RELATIVE │ │ │ │ -0032dfe0 00000017 R_ARM_RELATIVE │ │ │ │ -0032dfe4 00000017 R_ARM_RELATIVE │ │ │ │ -0032dfe8 00000017 R_ARM_RELATIVE │ │ │ │ -0032dfec 00000017 R_ARM_RELATIVE │ │ │ │ -0032dff0 00000017 R_ARM_RELATIVE │ │ │ │ -0032dff4 00000017 R_ARM_RELATIVE │ │ │ │ -0032dff8 00000017 R_ARM_RELATIVE │ │ │ │ -0032dffc 00000017 R_ARM_RELATIVE │ │ │ │ -0032e000 00000017 R_ARM_RELATIVE │ │ │ │ -0032e00c 00000017 R_ARM_RELATIVE │ │ │ │ -0032e010 00000017 R_ARM_RELATIVE │ │ │ │ -0032e014 00000017 R_ARM_RELATIVE │ │ │ │ -0032e018 00000017 R_ARM_RELATIVE │ │ │ │ -0032e01c 00000017 R_ARM_RELATIVE │ │ │ │ -0032e020 00000017 R_ARM_RELATIVE │ │ │ │ -0032e024 00000017 R_ARM_RELATIVE │ │ │ │ -0032e028 00000017 R_ARM_RELATIVE │ │ │ │ -0032e02c 00000017 R_ARM_RELATIVE │ │ │ │ -0032e030 00000017 R_ARM_RELATIVE │ │ │ │ -0032e034 00000017 R_ARM_RELATIVE │ │ │ │ -0032e038 00000017 R_ARM_RELATIVE │ │ │ │ -0032e03c 00000017 R_ARM_RELATIVE │ │ │ │ -0032e044 00000017 R_ARM_RELATIVE │ │ │ │ -0032e048 00000017 R_ARM_RELATIVE │ │ │ │ -0032e04c 00000017 R_ARM_RELATIVE │ │ │ │ -0032e050 00000017 R_ARM_RELATIVE │ │ │ │ -0032e054 00000017 R_ARM_RELATIVE │ │ │ │ -0032e058 00000017 R_ARM_RELATIVE │ │ │ │ -0032e05c 00000017 R_ARM_RELATIVE │ │ │ │ -0032e060 00000017 R_ARM_RELATIVE │ │ │ │ -0032e064 00000017 R_ARM_RELATIVE │ │ │ │ -0032e068 00000017 R_ARM_RELATIVE │ │ │ │ -0032e06c 00000017 R_ARM_RELATIVE │ │ │ │ -0032e070 00000017 R_ARM_RELATIVE │ │ │ │ -0032e074 00000017 R_ARM_RELATIVE │ │ │ │ -0032e078 00000017 R_ARM_RELATIVE │ │ │ │ -0032e07c 00000017 R_ARM_RELATIVE │ │ │ │ -0032e080 00000017 R_ARM_RELATIVE │ │ │ │ -0032e084 00000017 R_ARM_RELATIVE │ │ │ │ -0032e088 00000017 R_ARM_RELATIVE │ │ │ │ -0032e08c 00000017 R_ARM_RELATIVE │ │ │ │ -0032e090 00000017 R_ARM_RELATIVE │ │ │ │ -0032e094 00000017 R_ARM_RELATIVE │ │ │ │ -0032e098 00000017 R_ARM_RELATIVE │ │ │ │ -0032e0a0 00000017 R_ARM_RELATIVE │ │ │ │ -0032e0a8 00000017 R_ARM_RELATIVE │ │ │ │ -0032e0b0 00000017 R_ARM_RELATIVE │ │ │ │ -0032e0b8 00000017 R_ARM_RELATIVE │ │ │ │ -0032e0c0 00000017 R_ARM_RELATIVE │ │ │ │ -0032e0c8 00000017 R_ARM_RELATIVE │ │ │ │ -0032e0d0 00000017 R_ARM_RELATIVE │ │ │ │ -0032e0d8 00000017 R_ARM_RELATIVE │ │ │ │ -0032e0e0 00000017 R_ARM_RELATIVE │ │ │ │ -0032e0e8 00000017 R_ARM_RELATIVE │ │ │ │ -0032e0f0 00000017 R_ARM_RELATIVE │ │ │ │ -0032e0f8 00000017 R_ARM_RELATIVE │ │ │ │ -0032e100 00000017 R_ARM_RELATIVE │ │ │ │ -0032e108 00000017 R_ARM_RELATIVE │ │ │ │ -0032e110 00000017 R_ARM_RELATIVE │ │ │ │ -0032e118 00000017 R_ARM_RELATIVE │ │ │ │ -0032e120 00000017 R_ARM_RELATIVE │ │ │ │ -0032e128 00000017 R_ARM_RELATIVE │ │ │ │ -0032e130 00000017 R_ARM_RELATIVE │ │ │ │ -0032e138 00000017 R_ARM_RELATIVE │ │ │ │ -0032e140 00000017 R_ARM_RELATIVE │ │ │ │ -0032e148 00000017 R_ARM_RELATIVE │ │ │ │ -0032e150 00000017 R_ARM_RELATIVE │ │ │ │ -0032e158 00000017 R_ARM_RELATIVE │ │ │ │ -0032e160 00000017 R_ARM_RELATIVE │ │ │ │ -0032e168 00000017 R_ARM_RELATIVE │ │ │ │ -0032e170 00000017 R_ARM_RELATIVE │ │ │ │ -0032e178 00000017 R_ARM_RELATIVE │ │ │ │ -0032e180 00000017 R_ARM_RELATIVE │ │ │ │ -0032e188 00000017 R_ARM_RELATIVE │ │ │ │ -0032e190 00000017 R_ARM_RELATIVE │ │ │ │ -0032e1a0 00000017 R_ARM_RELATIVE │ │ │ │ -0032e1a4 00000017 R_ARM_RELATIVE │ │ │ │ -0032e1a8 00000017 R_ARM_RELATIVE │ │ │ │ -0032e1ac 00000017 R_ARM_RELATIVE │ │ │ │ -0032e1b0 00000017 R_ARM_RELATIVE │ │ │ │ -0032e1b4 00000017 R_ARM_RELATIVE │ │ │ │ -0032e1b8 00000017 R_ARM_RELATIVE │ │ │ │ -0032e1c0 00000017 R_ARM_RELATIVE │ │ │ │ -0032e1c4 00000017 R_ARM_RELATIVE │ │ │ │ -0032e1c8 00000017 R_ARM_RELATIVE │ │ │ │ -0032e1cc 00000017 R_ARM_RELATIVE │ │ │ │ -0032e1d0 00000017 R_ARM_RELATIVE │ │ │ │ -0032e1d4 00000017 R_ARM_RELATIVE │ │ │ │ -0032e1d8 00000017 R_ARM_RELATIVE │ │ │ │ -0032e1dc 00000017 R_ARM_RELATIVE │ │ │ │ -0032e1e0 00000017 R_ARM_RELATIVE │ │ │ │ -0032e1e8 00000017 R_ARM_RELATIVE │ │ │ │ -0032e1ec 00000017 R_ARM_RELATIVE │ │ │ │ -0032e1f0 00000017 R_ARM_RELATIVE │ │ │ │ -0032e1f4 00000017 R_ARM_RELATIVE │ │ │ │ -0032e1f8 00000017 R_ARM_RELATIVE │ │ │ │ -0032e1fc 00000017 R_ARM_RELATIVE │ │ │ │ -0032e200 00000017 R_ARM_RELATIVE │ │ │ │ -0032e204 00000017 R_ARM_RELATIVE │ │ │ │ -0032e208 00000017 R_ARM_RELATIVE │ │ │ │ -0032e20c 00000017 R_ARM_RELATIVE │ │ │ │ -0032e210 00000017 R_ARM_RELATIVE │ │ │ │ -0032e214 00000017 R_ARM_RELATIVE │ │ │ │ -0032e218 00000017 R_ARM_RELATIVE │ │ │ │ -0032e21c 00000017 R_ARM_RELATIVE │ │ │ │ -0032e220 00000017 R_ARM_RELATIVE │ │ │ │ -0032e224 00000017 R_ARM_RELATIVE │ │ │ │ -0032e228 00000017 R_ARM_RELATIVE │ │ │ │ -0032e230 00000017 R_ARM_RELATIVE │ │ │ │ -0032e234 00000017 R_ARM_RELATIVE │ │ │ │ -0032e238 00000017 R_ARM_RELATIVE │ │ │ │ -0032e23c 00000017 R_ARM_RELATIVE │ │ │ │ -0032e240 00000017 R_ARM_RELATIVE │ │ │ │ -0032e244 00000017 R_ARM_RELATIVE │ │ │ │ -0032e248 00000017 R_ARM_RELATIVE │ │ │ │ -0032e24c 00000017 R_ARM_RELATIVE │ │ │ │ -0032e250 00000017 R_ARM_RELATIVE │ │ │ │ -0032e254 00000017 R_ARM_RELATIVE │ │ │ │ -0032e258 00000017 R_ARM_RELATIVE │ │ │ │ -0032e25c 00000017 R_ARM_RELATIVE │ │ │ │ -0032e260 00000017 R_ARM_RELATIVE │ │ │ │ -0032e268 00000017 R_ARM_RELATIVE │ │ │ │ -0032e26c 00000017 R_ARM_RELATIVE │ │ │ │ -0032e270 00000017 R_ARM_RELATIVE │ │ │ │ -0032e274 00000017 R_ARM_RELATIVE │ │ │ │ -0032e278 00000017 R_ARM_RELATIVE │ │ │ │ -0032e27c 00000017 R_ARM_RELATIVE │ │ │ │ -0032e280 00000017 R_ARM_RELATIVE │ │ │ │ -0032e284 00000017 R_ARM_RELATIVE │ │ │ │ -0032e288 00000017 R_ARM_RELATIVE │ │ │ │ -0032e28c 00000017 R_ARM_RELATIVE │ │ │ │ -0032e290 00000017 R_ARM_RELATIVE │ │ │ │ -0032e294 00000017 R_ARM_RELATIVE │ │ │ │ -0032e298 00000017 R_ARM_RELATIVE │ │ │ │ -0032e29c 00000017 R_ARM_RELATIVE │ │ │ │ -0032e2a4 00000017 R_ARM_RELATIVE │ │ │ │ -0032e2ac 00000017 R_ARM_RELATIVE │ │ │ │ -0032e2b4 00000017 R_ARM_RELATIVE │ │ │ │ -0032e2bc 00000017 R_ARM_RELATIVE │ │ │ │ -0032e2c4 00000017 R_ARM_RELATIVE │ │ │ │ -0032e2cc 00000017 R_ARM_RELATIVE │ │ │ │ -0032e2d4 00000017 R_ARM_RELATIVE │ │ │ │ -0032e2dc 00000017 R_ARM_RELATIVE │ │ │ │ -0032e2e4 00000017 R_ARM_RELATIVE │ │ │ │ -0032e2ec 00000017 R_ARM_RELATIVE │ │ │ │ -0032e2f4 00000017 R_ARM_RELATIVE │ │ │ │ -0032e2fc 00000017 R_ARM_RELATIVE │ │ │ │ -0032e304 00000017 R_ARM_RELATIVE │ │ │ │ -0032e30c 00000017 R_ARM_RELATIVE │ │ │ │ -0032e314 00000017 R_ARM_RELATIVE │ │ │ │ -0032e31c 00000017 R_ARM_RELATIVE │ │ │ │ -0032e324 00000017 R_ARM_RELATIVE │ │ │ │ -0032e32c 00000017 R_ARM_RELATIVE │ │ │ │ -0032e334 00000017 R_ARM_RELATIVE │ │ │ │ -0032e33c 00000017 R_ARM_RELATIVE │ │ │ │ -0032e344 00000017 R_ARM_RELATIVE │ │ │ │ -0032e34c 00000017 R_ARM_RELATIVE │ │ │ │ -0032e354 00000017 R_ARM_RELATIVE │ │ │ │ -0032e35c 00000017 R_ARM_RELATIVE │ │ │ │ -0032e364 00000017 R_ARM_RELATIVE │ │ │ │ -0032e36c 00000017 R_ARM_RELATIVE │ │ │ │ -0032e374 00000017 R_ARM_RELATIVE │ │ │ │ -0032e37c 00000017 R_ARM_RELATIVE │ │ │ │ -0032e384 00000017 R_ARM_RELATIVE │ │ │ │ -0032e38c 00000017 R_ARM_RELATIVE │ │ │ │ -0032e394 00000017 R_ARM_RELATIVE │ │ │ │ -0032e39c 00000017 R_ARM_RELATIVE │ │ │ │ -0032e3a4 00000017 R_ARM_RELATIVE │ │ │ │ -0032e3ac 00000017 R_ARM_RELATIVE │ │ │ │ -0032e3b4 00000017 R_ARM_RELATIVE │ │ │ │ -0032e3bc 00000017 R_ARM_RELATIVE │ │ │ │ -0032e3c4 00000017 R_ARM_RELATIVE │ │ │ │ -0032e3cc 00000017 R_ARM_RELATIVE │ │ │ │ -0032e3d4 00000017 R_ARM_RELATIVE │ │ │ │ -0032e3dc 00000017 R_ARM_RELATIVE │ │ │ │ -0032e3e4 00000017 R_ARM_RELATIVE │ │ │ │ -0032e3ec 00000017 R_ARM_RELATIVE │ │ │ │ -0032e3f4 00000017 R_ARM_RELATIVE │ │ │ │ -0032e3fc 00000017 R_ARM_RELATIVE │ │ │ │ -0032e404 00000017 R_ARM_RELATIVE │ │ │ │ -0032e40c 00000017 R_ARM_RELATIVE │ │ │ │ -0032e414 00000017 R_ARM_RELATIVE │ │ │ │ -0032e41c 00000017 R_ARM_RELATIVE │ │ │ │ -0032e424 00000017 R_ARM_RELATIVE │ │ │ │ -0032e42c 00000017 R_ARM_RELATIVE │ │ │ │ -0032e434 00000017 R_ARM_RELATIVE │ │ │ │ -0032e43c 00000017 R_ARM_RELATIVE │ │ │ │ -0032e444 00000017 R_ARM_RELATIVE │ │ │ │ -0032e44c 00000017 R_ARM_RELATIVE │ │ │ │ -0032e454 00000017 R_ARM_RELATIVE │ │ │ │ -0032e45c 00000017 R_ARM_RELATIVE │ │ │ │ -0032e464 00000017 R_ARM_RELATIVE │ │ │ │ -0032e46c 00000017 R_ARM_RELATIVE │ │ │ │ -0032e474 00000017 R_ARM_RELATIVE │ │ │ │ -0032e47c 00000017 R_ARM_RELATIVE │ │ │ │ -0032e484 00000017 R_ARM_RELATIVE │ │ │ │ -0032e48c 00000017 R_ARM_RELATIVE │ │ │ │ -0032e494 00000017 R_ARM_RELATIVE │ │ │ │ -0032e49c 00000017 R_ARM_RELATIVE │ │ │ │ -0032e4a4 00000017 R_ARM_RELATIVE │ │ │ │ -0032e4ac 00000017 R_ARM_RELATIVE │ │ │ │ -0032e4b4 00000017 R_ARM_RELATIVE │ │ │ │ -0032e4bc 00000017 R_ARM_RELATIVE │ │ │ │ -0032e4c4 00000017 R_ARM_RELATIVE │ │ │ │ -0032e4cc 00000017 R_ARM_RELATIVE │ │ │ │ -0032e4d4 00000017 R_ARM_RELATIVE │ │ │ │ -0032e4dc 00000017 R_ARM_RELATIVE │ │ │ │ -0032e4e4 00000017 R_ARM_RELATIVE │ │ │ │ -0032e4ec 00000017 R_ARM_RELATIVE │ │ │ │ -0032e4f4 00000017 R_ARM_RELATIVE │ │ │ │ -0032e4fc 00000017 R_ARM_RELATIVE │ │ │ │ -0032e504 00000017 R_ARM_RELATIVE │ │ │ │ -0032e50c 00000017 R_ARM_RELATIVE │ │ │ │ -0032e514 00000017 R_ARM_RELATIVE │ │ │ │ -0032e51c 00000017 R_ARM_RELATIVE │ │ │ │ -0032e524 00000017 R_ARM_RELATIVE │ │ │ │ -0032e52c 00000017 R_ARM_RELATIVE │ │ │ │ -0032e534 00000017 R_ARM_RELATIVE │ │ │ │ -0032e53c 00000017 R_ARM_RELATIVE │ │ │ │ -0032e544 00000017 R_ARM_RELATIVE │ │ │ │ -0032e54c 00000017 R_ARM_RELATIVE │ │ │ │ -0032e554 00000017 R_ARM_RELATIVE │ │ │ │ -0032e55c 00000017 R_ARM_RELATIVE │ │ │ │ -0032e564 00000017 R_ARM_RELATIVE │ │ │ │ -0032e56c 00000017 R_ARM_RELATIVE │ │ │ │ -0032e57c 00000017 R_ARM_RELATIVE │ │ │ │ -0032e580 00000017 R_ARM_RELATIVE │ │ │ │ -0032e584 00000017 R_ARM_RELATIVE │ │ │ │ -0032e590 00000017 R_ARM_RELATIVE │ │ │ │ -0032e594 00000017 R_ARM_RELATIVE │ │ │ │ -0032e5a0 00000017 R_ARM_RELATIVE │ │ │ │ -0032e5b8 00000017 R_ARM_RELATIVE │ │ │ │ -0032e5bc 00000017 R_ARM_RELATIVE │ │ │ │ -0032e5c8 00000017 R_ARM_RELATIVE │ │ │ │ -0032e5e0 00000017 R_ARM_RELATIVE │ │ │ │ -0032e5e8 00000017 R_ARM_RELATIVE │ │ │ │ -0032e5f0 00000017 R_ARM_RELATIVE │ │ │ │ -0032e5f8 00000017 R_ARM_RELATIVE │ │ │ │ -0032e600 00000017 R_ARM_RELATIVE │ │ │ │ -0032e608 00000017 R_ARM_RELATIVE │ │ │ │ -0032e610 00000017 R_ARM_RELATIVE │ │ │ │ -0032e618 00000017 R_ARM_RELATIVE │ │ │ │ -0032e620 00000017 R_ARM_RELATIVE │ │ │ │ -0032e628 00000017 R_ARM_RELATIVE │ │ │ │ -0032e630 00000017 R_ARM_RELATIVE │ │ │ │ -0032e638 00000017 R_ARM_RELATIVE │ │ │ │ -0032e640 00000017 R_ARM_RELATIVE │ │ │ │ -0032e648 00000017 R_ARM_RELATIVE │ │ │ │ -0032e650 00000017 R_ARM_RELATIVE │ │ │ │ -0032e658 00000017 R_ARM_RELATIVE │ │ │ │ -0032e660 00000017 R_ARM_RELATIVE │ │ │ │ -0032e668 00000017 R_ARM_RELATIVE │ │ │ │ -0032e670 00000017 R_ARM_RELATIVE │ │ │ │ -0032e678 00000017 R_ARM_RELATIVE │ │ │ │ -0032e680 00000017 R_ARM_RELATIVE │ │ │ │ -0032e688 00000017 R_ARM_RELATIVE │ │ │ │ -0032e690 00000017 R_ARM_RELATIVE │ │ │ │ -0032e698 00000017 R_ARM_RELATIVE │ │ │ │ -0032e6a0 00000017 R_ARM_RELATIVE │ │ │ │ -0032e6a8 00000017 R_ARM_RELATIVE │ │ │ │ -0032e6b0 00000017 R_ARM_RELATIVE │ │ │ │ -0032e6b8 00000017 R_ARM_RELATIVE │ │ │ │ -0032e6c0 00000017 R_ARM_RELATIVE │ │ │ │ -0032e6c8 00000017 R_ARM_RELATIVE │ │ │ │ -0032e6d0 00000017 R_ARM_RELATIVE │ │ │ │ -0032e6d8 00000017 R_ARM_RELATIVE │ │ │ │ -0032e6e0 00000017 R_ARM_RELATIVE │ │ │ │ -0032e6e8 00000017 R_ARM_RELATIVE │ │ │ │ -0032e6f0 00000017 R_ARM_RELATIVE │ │ │ │ -0032e6f8 00000017 R_ARM_RELATIVE │ │ │ │ -0032e700 00000017 R_ARM_RELATIVE │ │ │ │ -0032e708 00000017 R_ARM_RELATIVE │ │ │ │ -0032e710 00000017 R_ARM_RELATIVE │ │ │ │ -0032e718 00000017 R_ARM_RELATIVE │ │ │ │ -0032e720 00000017 R_ARM_RELATIVE │ │ │ │ -0032e728 00000017 R_ARM_RELATIVE │ │ │ │ -0032e730 00000017 R_ARM_RELATIVE │ │ │ │ -0032e738 00000017 R_ARM_RELATIVE │ │ │ │ -0032e740 00000017 R_ARM_RELATIVE │ │ │ │ -0032e748 00000017 R_ARM_RELATIVE │ │ │ │ -0032e750 00000017 R_ARM_RELATIVE │ │ │ │ -0032e758 00000017 R_ARM_RELATIVE │ │ │ │ -0032e760 00000017 R_ARM_RELATIVE │ │ │ │ -0032e768 00000017 R_ARM_RELATIVE │ │ │ │ -0032e770 00000017 R_ARM_RELATIVE │ │ │ │ -0032e778 00000017 R_ARM_RELATIVE │ │ │ │ -0032e780 00000017 R_ARM_RELATIVE │ │ │ │ -0032e788 00000017 R_ARM_RELATIVE │ │ │ │ -0032e790 00000017 R_ARM_RELATIVE │ │ │ │ -0032e798 00000017 R_ARM_RELATIVE │ │ │ │ -0032e7a0 00000017 R_ARM_RELATIVE │ │ │ │ -0032e7a8 00000017 R_ARM_RELATIVE │ │ │ │ -0032e7b0 00000017 R_ARM_RELATIVE │ │ │ │ -0032e7b8 00000017 R_ARM_RELATIVE │ │ │ │ -0032e7c0 00000017 R_ARM_RELATIVE │ │ │ │ -0032e7c8 00000017 R_ARM_RELATIVE │ │ │ │ -0032e7d0 00000017 R_ARM_RELATIVE │ │ │ │ -0032e7d8 00000017 R_ARM_RELATIVE │ │ │ │ -0032e7e0 00000017 R_ARM_RELATIVE │ │ │ │ -0032e7e8 00000017 R_ARM_RELATIVE │ │ │ │ -0032e7f0 00000017 R_ARM_RELATIVE │ │ │ │ -0032e7f8 00000017 R_ARM_RELATIVE │ │ │ │ -0032e800 00000017 R_ARM_RELATIVE │ │ │ │ -0032e808 00000017 R_ARM_RELATIVE │ │ │ │ -0032e810 00000017 R_ARM_RELATIVE │ │ │ │ -0032e818 00000017 R_ARM_RELATIVE │ │ │ │ -0032e820 00000017 R_ARM_RELATIVE │ │ │ │ -0032e828 00000017 R_ARM_RELATIVE │ │ │ │ -0032e830 00000017 R_ARM_RELATIVE │ │ │ │ -0032e838 00000017 R_ARM_RELATIVE │ │ │ │ -0032e840 00000017 R_ARM_RELATIVE │ │ │ │ -0032e848 00000017 R_ARM_RELATIVE │ │ │ │ -0032e850 00000017 R_ARM_RELATIVE │ │ │ │ -0032e858 00000017 R_ARM_RELATIVE │ │ │ │ -0032e860 00000017 R_ARM_RELATIVE │ │ │ │ -0032e868 00000017 R_ARM_RELATIVE │ │ │ │ -0032e870 00000017 R_ARM_RELATIVE │ │ │ │ -0032e878 00000017 R_ARM_RELATIVE │ │ │ │ -0032e880 00000017 R_ARM_RELATIVE │ │ │ │ -0032e888 00000017 R_ARM_RELATIVE │ │ │ │ -0032e890 00000017 R_ARM_RELATIVE │ │ │ │ -0032e898 00000017 R_ARM_RELATIVE │ │ │ │ -0032e8a0 00000017 R_ARM_RELATIVE │ │ │ │ -0032e8a8 00000017 R_ARM_RELATIVE │ │ │ │ -0032e8b0 00000017 R_ARM_RELATIVE │ │ │ │ -0032e8b8 00000017 R_ARM_RELATIVE │ │ │ │ -0032e8c0 00000017 R_ARM_RELATIVE │ │ │ │ -0032e8c8 00000017 R_ARM_RELATIVE │ │ │ │ -0032e8d0 00000017 R_ARM_RELATIVE │ │ │ │ -0032e8d8 00000017 R_ARM_RELATIVE │ │ │ │ -0032e8e0 00000017 R_ARM_RELATIVE │ │ │ │ -0032e8e8 00000017 R_ARM_RELATIVE │ │ │ │ -0032e8f0 00000017 R_ARM_RELATIVE │ │ │ │ -0032e8f8 00000017 R_ARM_RELATIVE │ │ │ │ -0032e900 00000017 R_ARM_RELATIVE │ │ │ │ -0032e908 00000017 R_ARM_RELATIVE │ │ │ │ -0032e910 00000017 R_ARM_RELATIVE │ │ │ │ -0032e918 00000017 R_ARM_RELATIVE │ │ │ │ -0032e928 00000017 R_ARM_RELATIVE │ │ │ │ -0032e930 00000017 R_ARM_RELATIVE │ │ │ │ -0032e938 00000017 R_ARM_RELATIVE │ │ │ │ -0032e940 00000017 R_ARM_RELATIVE │ │ │ │ -0032e948 00000017 R_ARM_RELATIVE │ │ │ │ -0032e950 00000017 R_ARM_RELATIVE │ │ │ │ -0032e958 00000017 R_ARM_RELATIVE │ │ │ │ -0032e960 00000017 R_ARM_RELATIVE │ │ │ │ -0032e968 00000017 R_ARM_RELATIVE │ │ │ │ -0032e970 00000017 R_ARM_RELATIVE │ │ │ │ -0032e978 00000017 R_ARM_RELATIVE │ │ │ │ -0032e980 00000017 R_ARM_RELATIVE │ │ │ │ -0032e988 00000017 R_ARM_RELATIVE │ │ │ │ -0032e990 00000017 R_ARM_RELATIVE │ │ │ │ -0032e998 00000017 R_ARM_RELATIVE │ │ │ │ -0032e9a0 00000017 R_ARM_RELATIVE │ │ │ │ -0032e9a8 00000017 R_ARM_RELATIVE │ │ │ │ -0032e9b0 00000017 R_ARM_RELATIVE │ │ │ │ -0032e9b8 00000017 R_ARM_RELATIVE │ │ │ │ -0032e9c0 00000017 R_ARM_RELATIVE │ │ │ │ -0032e9c8 00000017 R_ARM_RELATIVE │ │ │ │ -0032e9d0 00000017 R_ARM_RELATIVE │ │ │ │ -0032e9d8 00000017 R_ARM_RELATIVE │ │ │ │ -0032e9e0 00000017 R_ARM_RELATIVE │ │ │ │ -0032e9e8 00000017 R_ARM_RELATIVE │ │ │ │ -0032e9f0 00000017 R_ARM_RELATIVE │ │ │ │ -0032e9f8 00000017 R_ARM_RELATIVE │ │ │ │ -0032ea00 00000017 R_ARM_RELATIVE │ │ │ │ -0032ea08 00000017 R_ARM_RELATIVE │ │ │ │ -0032ea10 00000017 R_ARM_RELATIVE │ │ │ │ -0032ea20 00000017 R_ARM_RELATIVE │ │ │ │ -0032ea24 00000017 R_ARM_RELATIVE │ │ │ │ -0032ea30 00000017 R_ARM_RELATIVE │ │ │ │ -0032ea34 00000017 R_ARM_RELATIVE │ │ │ │ -0032ea38 00000017 R_ARM_RELATIVE │ │ │ │ -0032ea3c 00000017 R_ARM_RELATIVE │ │ │ │ -0032ea40 00000017 R_ARM_RELATIVE │ │ │ │ -0032ea44 00000017 R_ARM_RELATIVE │ │ │ │ -0032ea48 00000017 R_ARM_RELATIVE │ │ │ │ -0032ea4c 00000017 R_ARM_RELATIVE │ │ │ │ -0032ea58 00000017 R_ARM_RELATIVE │ │ │ │ -0032ea70 00000017 R_ARM_RELATIVE │ │ │ │ -0032ea74 00000017 R_ARM_RELATIVE │ │ │ │ -0032ea80 00000017 R_ARM_RELATIVE │ │ │ │ -0032ea98 00000017 R_ARM_RELATIVE │ │ │ │ -0032ea9c 00000017 R_ARM_RELATIVE │ │ │ │ -0032eaa8 00000017 R_ARM_RELATIVE │ │ │ │ -0032eab0 00000017 R_ARM_RELATIVE │ │ │ │ -0032eab4 00000017 R_ARM_RELATIVE │ │ │ │ -0032eab8 00000017 R_ARM_RELATIVE │ │ │ │ -0032eabc 00000017 R_ARM_RELATIVE │ │ │ │ -0032eac0 00000017 R_ARM_RELATIVE │ │ │ │ -0032eac8 00000017 R_ARM_RELATIVE │ │ │ │ -0032ead0 00000017 R_ARM_RELATIVE │ │ │ │ -0032ead4 00000017 R_ARM_RELATIVE │ │ │ │ -0032ead8 00000017 R_ARM_RELATIVE │ │ │ │ -0032eae0 00000017 R_ARM_RELATIVE │ │ │ │ -0032eb00 00000017 R_ARM_RELATIVE │ │ │ │ -0032eb08 00000017 R_ARM_RELATIVE │ │ │ │ -0032eb50 00000017 R_ARM_RELATIVE │ │ │ │ -0032eb54 00000017 R_ARM_RELATIVE │ │ │ │ -0032eb60 00000017 R_ARM_RELATIVE │ │ │ │ -0032eb78 00000017 R_ARM_RELATIVE │ │ │ │ -0032eb7c 00000017 R_ARM_RELATIVE │ │ │ │ -0032eb88 00000017 R_ARM_RELATIVE │ │ │ │ -0032eb90 00000017 R_ARM_RELATIVE │ │ │ │ -0032eb94 00000017 R_ARM_RELATIVE │ │ │ │ -0032eba0 00000017 R_ARM_RELATIVE │ │ │ │ -0032eba4 00000017 R_ARM_RELATIVE │ │ │ │ -0032ebb0 00000017 R_ARM_RELATIVE │ │ │ │ -0032ebb4 00000017 R_ARM_RELATIVE │ │ │ │ -0032ebb8 00000017 R_ARM_RELATIVE │ │ │ │ -0032ebbc 00000017 R_ARM_RELATIVE │ │ │ │ -0032ebc8 00000017 R_ARM_RELATIVE │ │ │ │ -0032ebcc 00000017 R_ARM_RELATIVE │ │ │ │ -0032ebd8 00000017 R_ARM_RELATIVE │ │ │ │ -0032ebe0 00000017 R_ARM_RELATIVE │ │ │ │ -0032ebe4 00000017 R_ARM_RELATIVE │ │ │ │ -0032ebf0 00000017 R_ARM_RELATIVE │ │ │ │ -0032ebf4 00000017 R_ARM_RELATIVE │ │ │ │ -0032ec00 00000017 R_ARM_RELATIVE │ │ │ │ -0032ec08 00000017 R_ARM_RELATIVE │ │ │ │ -0032ec0c 00000017 R_ARM_RELATIVE │ │ │ │ -0032ec18 00000017 R_ARM_RELATIVE │ │ │ │ -0032ec1c 00000017 R_ARM_RELATIVE │ │ │ │ -0032ec28 00000017 R_ARM_RELATIVE │ │ │ │ -0032ec40 00000017 R_ARM_RELATIVE │ │ │ │ -0032ec44 00000017 R_ARM_RELATIVE │ │ │ │ -0032ec50 00000017 R_ARM_RELATIVE │ │ │ │ -0032ec68 00000017 R_ARM_RELATIVE │ │ │ │ -0032ec6c 00000017 R_ARM_RELATIVE │ │ │ │ -0032ec78 00000017 R_ARM_RELATIVE │ │ │ │ -0032ec84 00000017 R_ARM_RELATIVE │ │ │ │ -0032ec90 00000017 R_ARM_RELATIVE │ │ │ │ -0032ec94 00000017 R_ARM_RELATIVE │ │ │ │ -0032eca0 00000017 R_ARM_RELATIVE │ │ │ │ -0032ecac 00000017 R_ARM_RELATIVE │ │ │ │ -0032ecb0 00000017 R_ARM_RELATIVE │ │ │ │ -0032ecb4 00000017 R_ARM_RELATIVE │ │ │ │ -0032ecb8 00000017 R_ARM_RELATIVE │ │ │ │ -0032ecbc 00000017 R_ARM_RELATIVE │ │ │ │ -0032ecc8 00000017 R_ARM_RELATIVE │ │ │ │ -0032ecd4 00000017 R_ARM_RELATIVE │ │ │ │ -0032ecd8 00000017 R_ARM_RELATIVE │ │ │ │ -0032ecdc 00000017 R_ARM_RELATIVE │ │ │ │ -0032ece0 00000017 R_ARM_RELATIVE │ │ │ │ -0032ece4 00000017 R_ARM_RELATIVE │ │ │ │ -0032ecf0 00000017 R_ARM_RELATIVE │ │ │ │ -0032ed08 00000017 R_ARM_RELATIVE │ │ │ │ -0032ed0c 00000017 R_ARM_RELATIVE │ │ │ │ -0032ed18 00000017 R_ARM_RELATIVE │ │ │ │ -0032ed1c 00000017 R_ARM_RELATIVE │ │ │ │ -0032ed20 00000017 R_ARM_RELATIVE │ │ │ │ -0032ed24 00000017 R_ARM_RELATIVE │ │ │ │ -0032ed28 00000017 R_ARM_RELATIVE │ │ │ │ -0032ed2c 00000017 R_ARM_RELATIVE │ │ │ │ -0032ed30 00000017 R_ARM_RELATIVE │ │ │ │ -0032ed34 00000017 R_ARM_RELATIVE │ │ │ │ -0032ed40 00000017 R_ARM_RELATIVE │ │ │ │ -0032ed44 00000017 R_ARM_RELATIVE │ │ │ │ -0032ed48 00000017 R_ARM_RELATIVE │ │ │ │ -0032ed4c 00000017 R_ARM_RELATIVE │ │ │ │ -0032ed58 00000017 R_ARM_RELATIVE │ │ │ │ -0032ed5c 00000017 R_ARM_RELATIVE │ │ │ │ -0032ed68 00000017 R_ARM_RELATIVE │ │ │ │ -0032ed6c 00000017 R_ARM_RELATIVE │ │ │ │ -0032ed70 00000017 R_ARM_RELATIVE │ │ │ │ -0032ed74 00000017 R_ARM_RELATIVE │ │ │ │ -0032ed80 00000017 R_ARM_RELATIVE │ │ │ │ -0032ed84 00000017 R_ARM_RELATIVE │ │ │ │ -0032ed90 00000017 R_ARM_RELATIVE │ │ │ │ -0032ed94 00000017 R_ARM_RELATIVE │ │ │ │ -0032ed98 00000017 R_ARM_RELATIVE │ │ │ │ -0032ed9c 00000017 R_ARM_RELATIVE │ │ │ │ -0032eda8 00000017 R_ARM_RELATIVE │ │ │ │ -0032edac 00000017 R_ARM_RELATIVE │ │ │ │ -0032edb8 00000017 R_ARM_RELATIVE │ │ │ │ -0032edbc 00000017 R_ARM_RELATIVE │ │ │ │ -0032edc0 00000017 R_ARM_RELATIVE │ │ │ │ -0032edc4 00000017 R_ARM_RELATIVE │ │ │ │ -0032edd0 00000017 R_ARM_RELATIVE │ │ │ │ -0032edd4 00000017 R_ARM_RELATIVE │ │ │ │ -0032ede0 00000017 R_ARM_RELATIVE │ │ │ │ -0032ede4 00000017 R_ARM_RELATIVE │ │ │ │ -0032ede8 00000017 R_ARM_RELATIVE │ │ │ │ -0032edec 00000017 R_ARM_RELATIVE │ │ │ │ -0032edf8 00000017 R_ARM_RELATIVE │ │ │ │ -0032edfc 00000017 R_ARM_RELATIVE │ │ │ │ -0032ee08 00000017 R_ARM_RELATIVE │ │ │ │ -0032ee0c 00000017 R_ARM_RELATIVE │ │ │ │ -0032ee10 00000017 R_ARM_RELATIVE │ │ │ │ -0032ee14 00000017 R_ARM_RELATIVE │ │ │ │ -0032ee20 00000017 R_ARM_RELATIVE │ │ │ │ -0032ee24 00000017 R_ARM_RELATIVE │ │ │ │ -0032ee28 00000017 R_ARM_RELATIVE │ │ │ │ -0032ee2c 00000017 R_ARM_RELATIVE │ │ │ │ -0032ee30 00000017 R_ARM_RELATIVE │ │ │ │ -0032ee34 00000017 R_ARM_RELATIVE │ │ │ │ -0032ee38 00000017 R_ARM_RELATIVE │ │ │ │ -0032ee3c 00000017 R_ARM_RELATIVE │ │ │ │ -0032ee40 00000017 R_ARM_RELATIVE │ │ │ │ -0032ee44 00000017 R_ARM_RELATIVE │ │ │ │ -0032ee48 00000017 R_ARM_RELATIVE │ │ │ │ -0032ee4c 00000017 R_ARM_RELATIVE │ │ │ │ -0032ee50 00000017 R_ARM_RELATIVE │ │ │ │ -0032ee54 00000017 R_ARM_RELATIVE │ │ │ │ -0032ee58 00000017 R_ARM_RELATIVE │ │ │ │ -0032ee5c 00000017 R_ARM_RELATIVE │ │ │ │ -0032ee60 00000017 R_ARM_RELATIVE │ │ │ │ -0032ee64 00000017 R_ARM_RELATIVE │ │ │ │ -0032ee68 00000017 R_ARM_RELATIVE │ │ │ │ -0032ee6c 00000017 R_ARM_RELATIVE │ │ │ │ -0032ee70 00000017 R_ARM_RELATIVE │ │ │ │ -0032ee74 00000017 R_ARM_RELATIVE │ │ │ │ -0032ee78 00000017 R_ARM_RELATIVE │ │ │ │ -0032ee7c 00000017 R_ARM_RELATIVE │ │ │ │ -0032ee80 00000017 R_ARM_RELATIVE │ │ │ │ -0032ee84 00000017 R_ARM_RELATIVE │ │ │ │ -0032ee88 00000017 R_ARM_RELATIVE │ │ │ │ -0032ee8c 00000017 R_ARM_RELATIVE │ │ │ │ -0032ee90 00000017 R_ARM_RELATIVE │ │ │ │ -0032ee94 00000017 R_ARM_RELATIVE │ │ │ │ -0032ee98 00000017 R_ARM_RELATIVE │ │ │ │ -0032ee9c 00000017 R_ARM_RELATIVE │ │ │ │ -0032eea0 00000017 R_ARM_RELATIVE │ │ │ │ -0032eea4 00000017 R_ARM_RELATIVE │ │ │ │ -0032eea8 00000017 R_ARM_RELATIVE │ │ │ │ -0032eeac 00000017 R_ARM_RELATIVE │ │ │ │ -0032eeb0 00000017 R_ARM_RELATIVE │ │ │ │ -0032eeb4 00000017 R_ARM_RELATIVE │ │ │ │ -0032eeb8 00000017 R_ARM_RELATIVE │ │ │ │ -0032eebc 00000017 R_ARM_RELATIVE │ │ │ │ -0032eec0 00000017 R_ARM_RELATIVE │ │ │ │ -0032eec4 00000017 R_ARM_RELATIVE │ │ │ │ -0032eec8 00000017 R_ARM_RELATIVE │ │ │ │ -0032eecc 00000017 R_ARM_RELATIVE │ │ │ │ -0032eed0 00000017 R_ARM_RELATIVE │ │ │ │ -0032eed4 00000017 R_ARM_RELATIVE │ │ │ │ -0032ef2c 00000017 R_ARM_RELATIVE │ │ │ │ -0032ef30 00000017 R_ARM_RELATIVE │ │ │ │ -0032ef34 00000017 R_ARM_RELATIVE │ │ │ │ -0032ef38 00000017 R_ARM_RELATIVE │ │ │ │ -0032ef3c 00000017 R_ARM_RELATIVE │ │ │ │ -0032ef40 00000017 R_ARM_RELATIVE │ │ │ │ -0032ef44 00000017 R_ARM_RELATIVE │ │ │ │ -0032ef48 00000017 R_ARM_RELATIVE │ │ │ │ -0032ef4c 00000017 R_ARM_RELATIVE │ │ │ │ -0032ef50 00000017 R_ARM_RELATIVE │ │ │ │ -0032ef58 00000017 R_ARM_RELATIVE │ │ │ │ -0032ef5c 00000017 R_ARM_RELATIVE │ │ │ │ -0032ef60 00000017 R_ARM_RELATIVE │ │ │ │ -0032ef64 00000017 R_ARM_RELATIVE │ │ │ │ -0032ef68 00000017 R_ARM_RELATIVE │ │ │ │ -0032ef70 00000017 R_ARM_RELATIVE │ │ │ │ -0032ef74 00000017 R_ARM_RELATIVE │ │ │ │ -0032ef78 00000017 R_ARM_RELATIVE │ │ │ │ -0032ef7c 00000017 R_ARM_RELATIVE │ │ │ │ -0032ef80 00000017 R_ARM_RELATIVE │ │ │ │ -0032ef88 00000017 R_ARM_RELATIVE │ │ │ │ -0032ef8c 00000017 R_ARM_RELATIVE │ │ │ │ -0032ef90 00000017 R_ARM_RELATIVE │ │ │ │ -0032ef94 00000017 R_ARM_RELATIVE │ │ │ │ -0032ef98 00000017 R_ARM_RELATIVE │ │ │ │ -0032efa0 00000017 R_ARM_RELATIVE │ │ │ │ -0032efa4 00000017 R_ARM_RELATIVE │ │ │ │ -0032efa8 00000017 R_ARM_RELATIVE │ │ │ │ -0032efac 00000017 R_ARM_RELATIVE │ │ │ │ -0032efb0 00000017 R_ARM_RELATIVE │ │ │ │ -0032efb8 00000017 R_ARM_RELATIVE │ │ │ │ -0032efbc 00000017 R_ARM_RELATIVE │ │ │ │ -0032efc0 00000017 R_ARM_RELATIVE │ │ │ │ -0032efc4 00000017 R_ARM_RELATIVE │ │ │ │ -0032efc8 00000017 R_ARM_RELATIVE │ │ │ │ -0032efd0 00000017 R_ARM_RELATIVE │ │ │ │ -0032efd4 00000017 R_ARM_RELATIVE │ │ │ │ -0032efd8 00000017 R_ARM_RELATIVE │ │ │ │ -0032efdc 00000017 R_ARM_RELATIVE │ │ │ │ -0032efe0 00000017 R_ARM_RELATIVE │ │ │ │ -0032efe8 00000017 R_ARM_RELATIVE │ │ │ │ -0032efec 00000017 R_ARM_RELATIVE │ │ │ │ -0032eff0 00000017 R_ARM_RELATIVE │ │ │ │ -0032eff4 00000017 R_ARM_RELATIVE │ │ │ │ -0032eff8 00000017 R_ARM_RELATIVE │ │ │ │ -0032f000 00000017 R_ARM_RELATIVE │ │ │ │ -0032f004 00000017 R_ARM_RELATIVE │ │ │ │ -0032f008 00000017 R_ARM_RELATIVE │ │ │ │ -0032f00c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f010 00000017 R_ARM_RELATIVE │ │ │ │ -0032f018 00000017 R_ARM_RELATIVE │ │ │ │ -0032f01c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f020 00000017 R_ARM_RELATIVE │ │ │ │ -0032f024 00000017 R_ARM_RELATIVE │ │ │ │ -0032f028 00000017 R_ARM_RELATIVE │ │ │ │ -0032f030 00000017 R_ARM_RELATIVE │ │ │ │ -0032f034 00000017 R_ARM_RELATIVE │ │ │ │ -0032f038 00000017 R_ARM_RELATIVE │ │ │ │ -0032f03c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f040 00000017 R_ARM_RELATIVE │ │ │ │ -0032f048 00000017 R_ARM_RELATIVE │ │ │ │ -0032f04c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f050 00000017 R_ARM_RELATIVE │ │ │ │ -0032f054 00000017 R_ARM_RELATIVE │ │ │ │ -0032f058 00000017 R_ARM_RELATIVE │ │ │ │ -0032f060 00000017 R_ARM_RELATIVE │ │ │ │ -0032f064 00000017 R_ARM_RELATIVE │ │ │ │ -0032f068 00000017 R_ARM_RELATIVE │ │ │ │ -0032f06c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f070 00000017 R_ARM_RELATIVE │ │ │ │ -0032f078 00000017 R_ARM_RELATIVE │ │ │ │ -0032f07c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f080 00000017 R_ARM_RELATIVE │ │ │ │ -0032f084 00000017 R_ARM_RELATIVE │ │ │ │ -0032f088 00000017 R_ARM_RELATIVE │ │ │ │ -0032f090 00000017 R_ARM_RELATIVE │ │ │ │ -0032f094 00000017 R_ARM_RELATIVE │ │ │ │ -0032f098 00000017 R_ARM_RELATIVE │ │ │ │ -0032f09c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f0a0 00000017 R_ARM_RELATIVE │ │ │ │ -0032f0a8 00000017 R_ARM_RELATIVE │ │ │ │ -0032f0ac 00000017 R_ARM_RELATIVE │ │ │ │ -0032f0b0 00000017 R_ARM_RELATIVE │ │ │ │ -0032f0b4 00000017 R_ARM_RELATIVE │ │ │ │ -0032f0b8 00000017 R_ARM_RELATIVE │ │ │ │ -0032f0c0 00000017 R_ARM_RELATIVE │ │ │ │ -0032f0c4 00000017 R_ARM_RELATIVE │ │ │ │ -0032f0c8 00000017 R_ARM_RELATIVE │ │ │ │ -0032f0cc 00000017 R_ARM_RELATIVE │ │ │ │ -0032f0d0 00000017 R_ARM_RELATIVE │ │ │ │ -0032f0d8 00000017 R_ARM_RELATIVE │ │ │ │ -0032f0dc 00000017 R_ARM_RELATIVE │ │ │ │ -0032f0e0 00000017 R_ARM_RELATIVE │ │ │ │ -0032f0e4 00000017 R_ARM_RELATIVE │ │ │ │ -0032f0e8 00000017 R_ARM_RELATIVE │ │ │ │ -0032f0f0 00000017 R_ARM_RELATIVE │ │ │ │ -0032f0f4 00000017 R_ARM_RELATIVE │ │ │ │ -0032f0f8 00000017 R_ARM_RELATIVE │ │ │ │ -0032f0fc 00000017 R_ARM_RELATIVE │ │ │ │ -0032f100 00000017 R_ARM_RELATIVE │ │ │ │ -0032f108 00000017 R_ARM_RELATIVE │ │ │ │ -0032f10c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f110 00000017 R_ARM_RELATIVE │ │ │ │ -0032f114 00000017 R_ARM_RELATIVE │ │ │ │ -0032f118 00000017 R_ARM_RELATIVE │ │ │ │ -0032f120 00000017 R_ARM_RELATIVE │ │ │ │ -0032f124 00000017 R_ARM_RELATIVE │ │ │ │ -0032f128 00000017 R_ARM_RELATIVE │ │ │ │ -0032f12c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f130 00000017 R_ARM_RELATIVE │ │ │ │ -0032f138 00000017 R_ARM_RELATIVE │ │ │ │ -0032f13c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f144 00000017 R_ARM_RELATIVE │ │ │ │ -0032f14c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f154 00000017 R_ARM_RELATIVE │ │ │ │ -0032f15c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f164 00000017 R_ARM_RELATIVE │ │ │ │ -0032f16c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f174 00000017 R_ARM_RELATIVE │ │ │ │ -0032f17c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f184 00000017 R_ARM_RELATIVE │ │ │ │ -0032f18c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f194 00000017 R_ARM_RELATIVE │ │ │ │ -0032f19c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f1a4 00000017 R_ARM_RELATIVE │ │ │ │ -0032f1ac 00000017 R_ARM_RELATIVE │ │ │ │ -0032f1b4 00000017 R_ARM_RELATIVE │ │ │ │ -0032f1bc 00000017 R_ARM_RELATIVE │ │ │ │ -0032f1c4 00000017 R_ARM_RELATIVE │ │ │ │ -0032f1cc 00000017 R_ARM_RELATIVE │ │ │ │ -0032f1d4 00000017 R_ARM_RELATIVE │ │ │ │ -0032f1dc 00000017 R_ARM_RELATIVE │ │ │ │ -0032f1e4 00000017 R_ARM_RELATIVE │ │ │ │ -0032f1ec 00000017 R_ARM_RELATIVE │ │ │ │ -0032f1f4 00000017 R_ARM_RELATIVE │ │ │ │ -0032f1fc 00000017 R_ARM_RELATIVE │ │ │ │ -0032f204 00000017 R_ARM_RELATIVE │ │ │ │ -0032f20c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f214 00000017 R_ARM_RELATIVE │ │ │ │ -0032f21c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f224 00000017 R_ARM_RELATIVE │ │ │ │ -0032f22c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f234 00000017 R_ARM_RELATIVE │ │ │ │ -0032f23c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f24c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f250 00000017 R_ARM_RELATIVE │ │ │ │ -0032f254 00000017 R_ARM_RELATIVE │ │ │ │ -0032f258 00000017 R_ARM_RELATIVE │ │ │ │ -0032f25c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f260 00000017 R_ARM_RELATIVE │ │ │ │ -0032f264 00000017 R_ARM_RELATIVE │ │ │ │ -0032f268 00000017 R_ARM_RELATIVE │ │ │ │ -0032f26c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f270 00000017 R_ARM_RELATIVE │ │ │ │ -0032f274 00000017 R_ARM_RELATIVE │ │ │ │ -0032f278 00000017 R_ARM_RELATIVE │ │ │ │ -0032f27c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f280 00000017 R_ARM_RELATIVE │ │ │ │ -0032f284 00000017 R_ARM_RELATIVE │ │ │ │ -0032f288 00000017 R_ARM_RELATIVE │ │ │ │ -0032f28c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f290 00000017 R_ARM_RELATIVE │ │ │ │ -0032f294 00000017 R_ARM_RELATIVE │ │ │ │ -0032f298 00000017 R_ARM_RELATIVE │ │ │ │ -0032f29c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f2a0 00000017 R_ARM_RELATIVE │ │ │ │ -0032f2a4 00000017 R_ARM_RELATIVE │ │ │ │ -0032f2a8 00000017 R_ARM_RELATIVE │ │ │ │ -0032f2ac 00000017 R_ARM_RELATIVE │ │ │ │ -0032f2b0 00000017 R_ARM_RELATIVE │ │ │ │ -0032f2b4 00000017 R_ARM_RELATIVE │ │ │ │ -0032f2b8 00000017 R_ARM_RELATIVE │ │ │ │ -0032f2bc 00000017 R_ARM_RELATIVE │ │ │ │ -0032f2c0 00000017 R_ARM_RELATIVE │ │ │ │ -0032f2c4 00000017 R_ARM_RELATIVE │ │ │ │ -0032f2c8 00000017 R_ARM_RELATIVE │ │ │ │ -0032f2cc 00000017 R_ARM_RELATIVE │ │ │ │ -0032f2d0 00000017 R_ARM_RELATIVE │ │ │ │ -0032f2d4 00000017 R_ARM_RELATIVE │ │ │ │ -0032f2d8 00000017 R_ARM_RELATIVE │ │ │ │ -0032f2dc 00000017 R_ARM_RELATIVE │ │ │ │ -0032f2e0 00000017 R_ARM_RELATIVE │ │ │ │ -0032f2e4 00000017 R_ARM_RELATIVE │ │ │ │ -0032f2e8 00000017 R_ARM_RELATIVE │ │ │ │ -0032f2ec 00000017 R_ARM_RELATIVE │ │ │ │ -0032f2f0 00000017 R_ARM_RELATIVE │ │ │ │ -0032f2f4 00000017 R_ARM_RELATIVE │ │ │ │ -0032f2f8 00000017 R_ARM_RELATIVE │ │ │ │ -0032f2fc 00000017 R_ARM_RELATIVE │ │ │ │ -0032f300 00000017 R_ARM_RELATIVE │ │ │ │ -0032f304 00000017 R_ARM_RELATIVE │ │ │ │ -0032f308 00000017 R_ARM_RELATIVE │ │ │ │ -0032f30c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f310 00000017 R_ARM_RELATIVE │ │ │ │ -0032f314 00000017 R_ARM_RELATIVE │ │ │ │ -0032f318 00000017 R_ARM_RELATIVE │ │ │ │ -0032f31c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f320 00000017 R_ARM_RELATIVE │ │ │ │ -0032f324 00000017 R_ARM_RELATIVE │ │ │ │ -0032f32c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f334 00000017 R_ARM_RELATIVE │ │ │ │ -0032f33c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f344 00000017 R_ARM_RELATIVE │ │ │ │ -0032f34c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f354 00000017 R_ARM_RELATIVE │ │ │ │ -0032f35c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f364 00000017 R_ARM_RELATIVE │ │ │ │ -0032f36c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f374 00000017 R_ARM_RELATIVE │ │ │ │ -0032f37c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f384 00000017 R_ARM_RELATIVE │ │ │ │ -0032f38c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f394 00000017 R_ARM_RELATIVE │ │ │ │ -0032f39c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f3a4 00000017 R_ARM_RELATIVE │ │ │ │ -0032f3ac 00000017 R_ARM_RELATIVE │ │ │ │ -0032f3b4 00000017 R_ARM_RELATIVE │ │ │ │ -0032f3bc 00000017 R_ARM_RELATIVE │ │ │ │ -0032f3c4 00000017 R_ARM_RELATIVE │ │ │ │ -0032f3cc 00000017 R_ARM_RELATIVE │ │ │ │ -0032f3d4 00000017 R_ARM_RELATIVE │ │ │ │ -0032f3dc 00000017 R_ARM_RELATIVE │ │ │ │ -0032f3e4 00000017 R_ARM_RELATIVE │ │ │ │ -0032f3ec 00000017 R_ARM_RELATIVE │ │ │ │ -0032f3f4 00000017 R_ARM_RELATIVE │ │ │ │ -0032f3fc 00000017 R_ARM_RELATIVE │ │ │ │ -0032f404 00000017 R_ARM_RELATIVE │ │ │ │ -0032f40c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f414 00000017 R_ARM_RELATIVE │ │ │ │ -0032f41c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f424 00000017 R_ARM_RELATIVE │ │ │ │ -0032f428 00000017 R_ARM_RELATIVE │ │ │ │ -0032f42c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f430 00000017 R_ARM_RELATIVE │ │ │ │ -0032f434 00000017 R_ARM_RELATIVE │ │ │ │ -0032f438 00000017 R_ARM_RELATIVE │ │ │ │ -0032f43c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f440 00000017 R_ARM_RELATIVE │ │ │ │ -0032f444 00000017 R_ARM_RELATIVE │ │ │ │ -0032f448 00000017 R_ARM_RELATIVE │ │ │ │ -0032f44c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f450 00000017 R_ARM_RELATIVE │ │ │ │ -0032f454 00000017 R_ARM_RELATIVE │ │ │ │ -0032f458 00000017 R_ARM_RELATIVE │ │ │ │ -0032f45c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f460 00000017 R_ARM_RELATIVE │ │ │ │ -0032f464 00000017 R_ARM_RELATIVE │ │ │ │ -0032f468 00000017 R_ARM_RELATIVE │ │ │ │ -0032f46c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f470 00000017 R_ARM_RELATIVE │ │ │ │ -0032f474 00000017 R_ARM_RELATIVE │ │ │ │ -0032f478 00000017 R_ARM_RELATIVE │ │ │ │ -0032f47c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f480 00000017 R_ARM_RELATIVE │ │ │ │ -0032f484 00000017 R_ARM_RELATIVE │ │ │ │ -0032f488 00000017 R_ARM_RELATIVE │ │ │ │ -0032f48c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f490 00000017 R_ARM_RELATIVE │ │ │ │ -0032f494 00000017 R_ARM_RELATIVE │ │ │ │ -0032f498 00000017 R_ARM_RELATIVE │ │ │ │ -0032f49c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f4a0 00000017 R_ARM_RELATIVE │ │ │ │ -0032f4a4 00000017 R_ARM_RELATIVE │ │ │ │ -0032f4a8 00000017 R_ARM_RELATIVE │ │ │ │ -0032f4ac 00000017 R_ARM_RELATIVE │ │ │ │ -0032f4b0 00000017 R_ARM_RELATIVE │ │ │ │ -0032f4b4 00000017 R_ARM_RELATIVE │ │ │ │ -0032f4b8 00000017 R_ARM_RELATIVE │ │ │ │ -0032f4bc 00000017 R_ARM_RELATIVE │ │ │ │ -0032f4c0 00000017 R_ARM_RELATIVE │ │ │ │ -0032f4c4 00000017 R_ARM_RELATIVE │ │ │ │ -0032f4c8 00000017 R_ARM_RELATIVE │ │ │ │ -0032f4cc 00000017 R_ARM_RELATIVE │ │ │ │ -0032f4d0 00000017 R_ARM_RELATIVE │ │ │ │ -0032f4d4 00000017 R_ARM_RELATIVE │ │ │ │ -0032f4d8 00000017 R_ARM_RELATIVE │ │ │ │ -0032f4dc 00000017 R_ARM_RELATIVE │ │ │ │ -0032f4e0 00000017 R_ARM_RELATIVE │ │ │ │ -0032f4e4 00000017 R_ARM_RELATIVE │ │ │ │ -0032f4e8 00000017 R_ARM_RELATIVE │ │ │ │ -0032f4ec 00000017 R_ARM_RELATIVE │ │ │ │ -0032f4f0 00000017 R_ARM_RELATIVE │ │ │ │ -0032f4f4 00000017 R_ARM_RELATIVE │ │ │ │ -0032f4f8 00000017 R_ARM_RELATIVE │ │ │ │ -0032f4fc 00000017 R_ARM_RELATIVE │ │ │ │ -0032f500 00000017 R_ARM_RELATIVE │ │ │ │ -0032f504 00000017 R_ARM_RELATIVE │ │ │ │ -0032f508 00000017 R_ARM_RELATIVE │ │ │ │ -0032f50c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f510 00000017 R_ARM_RELATIVE │ │ │ │ -0032f514 00000017 R_ARM_RELATIVE │ │ │ │ -0032f518 00000017 R_ARM_RELATIVE │ │ │ │ -0032f51c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f520 00000017 R_ARM_RELATIVE │ │ │ │ -0032f524 00000017 R_ARM_RELATIVE │ │ │ │ -0032f528 00000017 R_ARM_RELATIVE │ │ │ │ -0032f52c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f530 00000017 R_ARM_RELATIVE │ │ │ │ -0032f534 00000017 R_ARM_RELATIVE │ │ │ │ -0032f538 00000017 R_ARM_RELATIVE │ │ │ │ -0032f53c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f540 00000017 R_ARM_RELATIVE │ │ │ │ -0032f544 00000017 R_ARM_RELATIVE │ │ │ │ -0032f548 00000017 R_ARM_RELATIVE │ │ │ │ -0032f54c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f550 00000017 R_ARM_RELATIVE │ │ │ │ -0032f554 00000017 R_ARM_RELATIVE │ │ │ │ -0032f558 00000017 R_ARM_RELATIVE │ │ │ │ -0032f55c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f560 00000017 R_ARM_RELATIVE │ │ │ │ -0032f564 00000017 R_ARM_RELATIVE │ │ │ │ -0032f568 00000017 R_ARM_RELATIVE │ │ │ │ -0032f578 00000017 R_ARM_RELATIVE │ │ │ │ -0032f57c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f580 00000017 R_ARM_RELATIVE │ │ │ │ -0032f584 00000017 R_ARM_RELATIVE │ │ │ │ -0032f588 00000017 R_ARM_RELATIVE │ │ │ │ -0032f590 00000017 R_ARM_RELATIVE │ │ │ │ -0032f594 00000017 R_ARM_RELATIVE │ │ │ │ -0032f598 00000017 R_ARM_RELATIVE │ │ │ │ -0032f59c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f5a0 00000017 R_ARM_RELATIVE │ │ │ │ -0032f5a8 00000017 R_ARM_RELATIVE │ │ │ │ -0032f5ac 00000017 R_ARM_RELATIVE │ │ │ │ -0032f5b0 00000017 R_ARM_RELATIVE │ │ │ │ -0032f5b4 00000017 R_ARM_RELATIVE │ │ │ │ -0032f5b8 00000017 R_ARM_RELATIVE │ │ │ │ -0032f5bc 00000017 R_ARM_RELATIVE │ │ │ │ -0032f5c0 00000017 R_ARM_RELATIVE │ │ │ │ -0032f5c4 00000017 R_ARM_RELATIVE │ │ │ │ -0032f5c8 00000017 R_ARM_RELATIVE │ │ │ │ -0032f5d0 00000017 R_ARM_RELATIVE │ │ │ │ -0032f5d4 00000017 R_ARM_RELATIVE │ │ │ │ -0032f5d8 00000017 R_ARM_RELATIVE │ │ │ │ -0032f5dc 00000017 R_ARM_RELATIVE │ │ │ │ -0032f5e0 00000017 R_ARM_RELATIVE │ │ │ │ -0032f5e8 00000017 R_ARM_RELATIVE │ │ │ │ -0032f5ec 00000017 R_ARM_RELATIVE │ │ │ │ -0032f5f0 00000017 R_ARM_RELATIVE │ │ │ │ -0032f5f4 00000017 R_ARM_RELATIVE │ │ │ │ -0032f5f8 00000017 R_ARM_RELATIVE │ │ │ │ -0032f5fc 00000017 R_ARM_RELATIVE │ │ │ │ -0032f600 00000017 R_ARM_RELATIVE │ │ │ │ -0032f608 00000017 R_ARM_RELATIVE │ │ │ │ -0032f60c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f610 00000017 R_ARM_RELATIVE │ │ │ │ -0032f614 00000017 R_ARM_RELATIVE │ │ │ │ -0032f618 00000017 R_ARM_RELATIVE │ │ │ │ -0032f61c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f620 00000017 R_ARM_RELATIVE │ │ │ │ -0032f628 00000017 R_ARM_RELATIVE │ │ │ │ -0032f62c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f630 00000017 R_ARM_RELATIVE │ │ │ │ -0032f634 00000017 R_ARM_RELATIVE │ │ │ │ -0032f638 00000017 R_ARM_RELATIVE │ │ │ │ -0032f640 00000017 R_ARM_RELATIVE │ │ │ │ -0032f644 00000017 R_ARM_RELATIVE │ │ │ │ -0032f648 00000017 R_ARM_RELATIVE │ │ │ │ -0032f64c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f650 00000017 R_ARM_RELATIVE │ │ │ │ -0032f654 00000017 R_ARM_RELATIVE │ │ │ │ -0032f658 00000017 R_ARM_RELATIVE │ │ │ │ -0032f660 00000017 R_ARM_RELATIVE │ │ │ │ -0032f664 00000017 R_ARM_RELATIVE │ │ │ │ -0032f668 00000017 R_ARM_RELATIVE │ │ │ │ -0032f66c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f670 00000017 R_ARM_RELATIVE │ │ │ │ -0032f674 00000017 R_ARM_RELATIVE │ │ │ │ -0032f678 00000017 R_ARM_RELATIVE │ │ │ │ -0032f680 00000017 R_ARM_RELATIVE │ │ │ │ -0032f684 00000017 R_ARM_RELATIVE │ │ │ │ -0032f68c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f690 00000017 R_ARM_RELATIVE │ │ │ │ -0032f6a4 00000017 R_ARM_RELATIVE │ │ │ │ -0032f6a8 00000017 R_ARM_RELATIVE │ │ │ │ -0032f6ac 00000017 R_ARM_RELATIVE │ │ │ │ -0032f6b0 00000017 R_ARM_RELATIVE │ │ │ │ -0032f6b4 00000017 R_ARM_RELATIVE │ │ │ │ -0032f6bc 00000017 R_ARM_RELATIVE │ │ │ │ -0032f6c0 00000017 R_ARM_RELATIVE │ │ │ │ -0032f6c4 00000017 R_ARM_RELATIVE │ │ │ │ -0032f6c8 00000017 R_ARM_RELATIVE │ │ │ │ -0032f6cc 00000017 R_ARM_RELATIVE │ │ │ │ -0032f6d4 00000017 R_ARM_RELATIVE │ │ │ │ -0032f6d8 00000017 R_ARM_RELATIVE │ │ │ │ -0032f6dc 00000017 R_ARM_RELATIVE │ │ │ │ -0032f6e0 00000017 R_ARM_RELATIVE │ │ │ │ -0032f6e4 00000017 R_ARM_RELATIVE │ │ │ │ -0032f6ec 00000017 R_ARM_RELATIVE │ │ │ │ -0032f6f0 00000017 R_ARM_RELATIVE │ │ │ │ -0032f6f4 00000017 R_ARM_RELATIVE │ │ │ │ -0032f6f8 00000017 R_ARM_RELATIVE │ │ │ │ -0032f6fc 00000017 R_ARM_RELATIVE │ │ │ │ -0032f704 00000017 R_ARM_RELATIVE │ │ │ │ -0032f708 00000017 R_ARM_RELATIVE │ │ │ │ -0032f70c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f710 00000017 R_ARM_RELATIVE │ │ │ │ -0032f714 00000017 R_ARM_RELATIVE │ │ │ │ -0032f71c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f720 00000017 R_ARM_RELATIVE │ │ │ │ -0032f724 00000017 R_ARM_RELATIVE │ │ │ │ -0032f728 00000017 R_ARM_RELATIVE │ │ │ │ -0032f72c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f734 00000017 R_ARM_RELATIVE │ │ │ │ -0032f738 00000017 R_ARM_RELATIVE │ │ │ │ -0032f73c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f740 00000017 R_ARM_RELATIVE │ │ │ │ -0032f744 00000017 R_ARM_RELATIVE │ │ │ │ -0032f748 00000017 R_ARM_RELATIVE │ │ │ │ -0032f74c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f754 00000017 R_ARM_RELATIVE │ │ │ │ -0032f758 00000017 R_ARM_RELATIVE │ │ │ │ -0032f75c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f760 00000017 R_ARM_RELATIVE │ │ │ │ -0032f764 00000017 R_ARM_RELATIVE │ │ │ │ -0032f768 00000017 R_ARM_RELATIVE │ │ │ │ -0032f76c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f774 00000017 R_ARM_RELATIVE │ │ │ │ -0032f778 00000017 R_ARM_RELATIVE │ │ │ │ -0032f77c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f780 00000017 R_ARM_RELATIVE │ │ │ │ -0032f784 00000017 R_ARM_RELATIVE │ │ │ │ -0032f788 00000017 R_ARM_RELATIVE │ │ │ │ -0032f78c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f794 00000017 R_ARM_RELATIVE │ │ │ │ -0032f798 00000017 R_ARM_RELATIVE │ │ │ │ -0032f79c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f7a0 00000017 R_ARM_RELATIVE │ │ │ │ -0032f7a4 00000017 R_ARM_RELATIVE │ │ │ │ -0032f7a8 00000017 R_ARM_RELATIVE │ │ │ │ -0032f7ac 00000017 R_ARM_RELATIVE │ │ │ │ -0032f7b4 00000017 R_ARM_RELATIVE │ │ │ │ -0032f7b8 00000017 R_ARM_RELATIVE │ │ │ │ -0032f7bc 00000017 R_ARM_RELATIVE │ │ │ │ -0032f7c0 00000017 R_ARM_RELATIVE │ │ │ │ -0032f7c4 00000017 R_ARM_RELATIVE │ │ │ │ -0032f7cc 00000017 R_ARM_RELATIVE │ │ │ │ -0032f7d0 00000017 R_ARM_RELATIVE │ │ │ │ -0032f7d4 00000017 R_ARM_RELATIVE │ │ │ │ -0032f7d8 00000017 R_ARM_RELATIVE │ │ │ │ -0032f7dc 00000017 R_ARM_RELATIVE │ │ │ │ -0032f7e4 00000017 R_ARM_RELATIVE │ │ │ │ -0032f7e8 00000017 R_ARM_RELATIVE │ │ │ │ -0032f7ec 00000017 R_ARM_RELATIVE │ │ │ │ -0032f7f0 00000017 R_ARM_RELATIVE │ │ │ │ -0032f7f4 00000017 R_ARM_RELATIVE │ │ │ │ -0032f7fc 00000017 R_ARM_RELATIVE │ │ │ │ -0032f800 00000017 R_ARM_RELATIVE │ │ │ │ -0032f804 00000017 R_ARM_RELATIVE │ │ │ │ -0032f808 00000017 R_ARM_RELATIVE │ │ │ │ -0032f80c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f814 00000017 R_ARM_RELATIVE │ │ │ │ -0032f818 00000017 R_ARM_RELATIVE │ │ │ │ -0032f81c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f820 00000017 R_ARM_RELATIVE │ │ │ │ -0032f824 00000017 R_ARM_RELATIVE │ │ │ │ -0032f828 00000017 R_ARM_RELATIVE │ │ │ │ -0032f82c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f834 00000017 R_ARM_RELATIVE │ │ │ │ -0032f838 00000017 R_ARM_RELATIVE │ │ │ │ -0032f83c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f840 00000017 R_ARM_RELATIVE │ │ │ │ -0032f844 00000017 R_ARM_RELATIVE │ │ │ │ -0032f848 00000017 R_ARM_RELATIVE │ │ │ │ -0032f84c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f854 00000017 R_ARM_RELATIVE │ │ │ │ -0032f858 00000017 R_ARM_RELATIVE │ │ │ │ -0032f85c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f860 00000017 R_ARM_RELATIVE │ │ │ │ -0032f864 00000017 R_ARM_RELATIVE │ │ │ │ -0032f86c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f870 00000017 R_ARM_RELATIVE │ │ │ │ -0032f874 00000017 R_ARM_RELATIVE │ │ │ │ -0032f878 00000017 R_ARM_RELATIVE │ │ │ │ -0032f87c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f884 00000017 R_ARM_RELATIVE │ │ │ │ -0032f888 00000017 R_ARM_RELATIVE │ │ │ │ -0032f88c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f890 00000017 R_ARM_RELATIVE │ │ │ │ -0032f894 00000017 R_ARM_RELATIVE │ │ │ │ -0032f89c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f8a0 00000017 R_ARM_RELATIVE │ │ │ │ -0032f8a4 00000017 R_ARM_RELATIVE │ │ │ │ -0032f8a8 00000017 R_ARM_RELATIVE │ │ │ │ -0032f8ac 00000017 R_ARM_RELATIVE │ │ │ │ -0032f8b4 00000017 R_ARM_RELATIVE │ │ │ │ -0032f8b8 00000017 R_ARM_RELATIVE │ │ │ │ -0032f8bc 00000017 R_ARM_RELATIVE │ │ │ │ -0032f8c0 00000017 R_ARM_RELATIVE │ │ │ │ -0032f8c4 00000017 R_ARM_RELATIVE │ │ │ │ -0032f8c8 00000017 R_ARM_RELATIVE │ │ │ │ -0032f8cc 00000017 R_ARM_RELATIVE │ │ │ │ -0032f8d4 00000017 R_ARM_RELATIVE │ │ │ │ -0032f8d8 00000017 R_ARM_RELATIVE │ │ │ │ -0032f8dc 00000017 R_ARM_RELATIVE │ │ │ │ -0032f8e0 00000017 R_ARM_RELATIVE │ │ │ │ -0032f8e4 00000017 R_ARM_RELATIVE │ │ │ │ -0032f8e8 00000017 R_ARM_RELATIVE │ │ │ │ -0032f8ec 00000017 R_ARM_RELATIVE │ │ │ │ -0032f8f4 00000017 R_ARM_RELATIVE │ │ │ │ -0032f8f8 00000017 R_ARM_RELATIVE │ │ │ │ -0032f8fc 00000017 R_ARM_RELATIVE │ │ │ │ -0032f900 00000017 R_ARM_RELATIVE │ │ │ │ -0032f904 00000017 R_ARM_RELATIVE │ │ │ │ -0032f90c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f910 00000017 R_ARM_RELATIVE │ │ │ │ -0032f914 00000017 R_ARM_RELATIVE │ │ │ │ -0032f918 00000017 R_ARM_RELATIVE │ │ │ │ -0032f91c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f924 00000017 R_ARM_RELATIVE │ │ │ │ -0032f928 00000017 R_ARM_RELATIVE │ │ │ │ -0032f92c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f930 00000017 R_ARM_RELATIVE │ │ │ │ -0032f934 00000017 R_ARM_RELATIVE │ │ │ │ -0032f93c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f940 00000017 R_ARM_RELATIVE │ │ │ │ -0032f944 00000017 R_ARM_RELATIVE │ │ │ │ -0032f948 00000017 R_ARM_RELATIVE │ │ │ │ -0032f94c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f954 00000017 R_ARM_RELATIVE │ │ │ │ -0032f958 00000017 R_ARM_RELATIVE │ │ │ │ -0032f95c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f960 00000017 R_ARM_RELATIVE │ │ │ │ -0032f964 00000017 R_ARM_RELATIVE │ │ │ │ -0032f968 00000017 R_ARM_RELATIVE │ │ │ │ -0032f96c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f974 00000017 R_ARM_RELATIVE │ │ │ │ -0032f978 00000017 R_ARM_RELATIVE │ │ │ │ -0032f97c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f980 00000017 R_ARM_RELATIVE │ │ │ │ -0032f984 00000017 R_ARM_RELATIVE │ │ │ │ -0032f988 00000017 R_ARM_RELATIVE │ │ │ │ -0032f98c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f994 00000017 R_ARM_RELATIVE │ │ │ │ -0032f998 00000017 R_ARM_RELATIVE │ │ │ │ -0032f99c 00000017 R_ARM_RELATIVE │ │ │ │ -0032f9a0 00000017 R_ARM_RELATIVE │ │ │ │ -0032f9a4 00000017 R_ARM_RELATIVE │ │ │ │ -0032f9ac 00000017 R_ARM_RELATIVE │ │ │ │ -0032f9b0 00000017 R_ARM_RELATIVE │ │ │ │ -0032f9b4 00000017 R_ARM_RELATIVE │ │ │ │ -0032f9b8 00000017 R_ARM_RELATIVE │ │ │ │ -0032f9bc 00000017 R_ARM_RELATIVE │ │ │ │ -0032f9c4 00000017 R_ARM_RELATIVE │ │ │ │ -0032f9c8 00000017 R_ARM_RELATIVE │ │ │ │ -0032f9cc 00000017 R_ARM_RELATIVE │ │ │ │ -0032f9d0 00000017 R_ARM_RELATIVE │ │ │ │ -0032f9d4 00000017 R_ARM_RELATIVE │ │ │ │ -0032f9dc 00000017 R_ARM_RELATIVE │ │ │ │ -0032f9e0 00000017 R_ARM_RELATIVE │ │ │ │ -0032f9e4 00000017 R_ARM_RELATIVE │ │ │ │ -0032f9e8 00000017 R_ARM_RELATIVE │ │ │ │ -0032f9ec 00000017 R_ARM_RELATIVE │ │ │ │ -0032f9f4 00000017 R_ARM_RELATIVE │ │ │ │ -0032f9f8 00000017 R_ARM_RELATIVE │ │ │ │ -0032f9fc 00000017 R_ARM_RELATIVE │ │ │ │ -0032fa00 00000017 R_ARM_RELATIVE │ │ │ │ -0032fa04 00000017 R_ARM_RELATIVE │ │ │ │ -0032fa0c 00000017 R_ARM_RELATIVE │ │ │ │ -0032fa10 00000017 R_ARM_RELATIVE │ │ │ │ -0032fa14 00000017 R_ARM_RELATIVE │ │ │ │ -0032fa18 00000017 R_ARM_RELATIVE │ │ │ │ -0032fa1c 00000017 R_ARM_RELATIVE │ │ │ │ -0032fa24 00000017 R_ARM_RELATIVE │ │ │ │ -0032fa28 00000017 R_ARM_RELATIVE │ │ │ │ -0032fa2c 00000017 R_ARM_RELATIVE │ │ │ │ -0032fa30 00000017 R_ARM_RELATIVE │ │ │ │ -0032fa34 00000017 R_ARM_RELATIVE │ │ │ │ -0032fa3c 00000017 R_ARM_RELATIVE │ │ │ │ -0032fa40 00000017 R_ARM_RELATIVE │ │ │ │ -0032fa44 00000017 R_ARM_RELATIVE │ │ │ │ -0032fa48 00000017 R_ARM_RELATIVE │ │ │ │ -0032fa4c 00000017 R_ARM_RELATIVE │ │ │ │ -0032fa54 00000017 R_ARM_RELATIVE │ │ │ │ -0032fa58 00000017 R_ARM_RELATIVE │ │ │ │ -0032fa5c 00000017 R_ARM_RELATIVE │ │ │ │ -0032fa60 00000017 R_ARM_RELATIVE │ │ │ │ -0032fa64 00000017 R_ARM_RELATIVE │ │ │ │ -0032fa6c 00000017 R_ARM_RELATIVE │ │ │ │ -0032fa70 00000017 R_ARM_RELATIVE │ │ │ │ -0032fa74 00000017 R_ARM_RELATIVE │ │ │ │ -0032fa78 00000017 R_ARM_RELATIVE │ │ │ │ -0032fa7c 00000017 R_ARM_RELATIVE │ │ │ │ -0032fa84 00000017 R_ARM_RELATIVE │ │ │ │ -0032fa88 00000017 R_ARM_RELATIVE │ │ │ │ -0032fa8c 00000017 R_ARM_RELATIVE │ │ │ │ -0032fa90 00000017 R_ARM_RELATIVE │ │ │ │ -0032fa94 00000017 R_ARM_RELATIVE │ │ │ │ -0032fa9c 00000017 R_ARM_RELATIVE │ │ │ │ -0032faa0 00000017 R_ARM_RELATIVE │ │ │ │ -0032faa4 00000017 R_ARM_RELATIVE │ │ │ │ -0032faa8 00000017 R_ARM_RELATIVE │ │ │ │ -0032faac 00000017 R_ARM_RELATIVE │ │ │ │ -0032fab0 00000017 R_ARM_RELATIVE │ │ │ │ -0032fab4 00000017 R_ARM_RELATIVE │ │ │ │ -0032fab8 00000017 R_ARM_RELATIVE │ │ │ │ -0032fabc 00000017 R_ARM_RELATIVE │ │ │ │ -0032fac4 00000017 R_ARM_RELATIVE │ │ │ │ -0032facc 00000017 R_ARM_RELATIVE │ │ │ │ -0032fad0 00000017 R_ARM_RELATIVE │ │ │ │ -0032fad4 00000017 R_ARM_RELATIVE │ │ │ │ -0032fae0 00000017 R_ARM_RELATIVE │ │ │ │ -0032fae4 00000017 R_ARM_RELATIVE │ │ │ │ -0032faf0 00000017 R_ARM_RELATIVE │ │ │ │ -0032fafc 00000017 R_ARM_RELATIVE │ │ │ │ -0032fb08 00000017 R_ARM_RELATIVE │ │ │ │ -0032fb14 00000017 R_ARM_RELATIVE │ │ │ │ -0032fb20 00000017 R_ARM_RELATIVE │ │ │ │ -0032fb38 00000017 R_ARM_RELATIVE │ │ │ │ -0032fb3c 00000017 R_ARM_RELATIVE │ │ │ │ -0032fb40 00000017 R_ARM_RELATIVE │ │ │ │ -0032fb44 00000017 R_ARM_RELATIVE │ │ │ │ -0032fb48 00000017 R_ARM_RELATIVE │ │ │ │ -0032fb50 00000017 R_ARM_RELATIVE │ │ │ │ -0032fb54 00000017 R_ARM_RELATIVE │ │ │ │ -0032fb58 00000017 R_ARM_RELATIVE │ │ │ │ -0032fb5c 00000017 R_ARM_RELATIVE │ │ │ │ -0032fb60 00000017 R_ARM_RELATIVE │ │ │ │ -0032fb68 00000017 R_ARM_RELATIVE │ │ │ │ -0032fb6c 00000017 R_ARM_RELATIVE │ │ │ │ -0032fb70 00000017 R_ARM_RELATIVE │ │ │ │ -0032fb74 00000017 R_ARM_RELATIVE │ │ │ │ -0032fb78 00000017 R_ARM_RELATIVE │ │ │ │ -0032fb7c 00000017 R_ARM_RELATIVE │ │ │ │ -0032fb80 00000017 R_ARM_RELATIVE │ │ │ │ -0032fb84 00000017 R_ARM_RELATIVE │ │ │ │ -0032fb88 00000017 R_ARM_RELATIVE │ │ │ │ -0032fb90 00000017 R_ARM_RELATIVE │ │ │ │ -0032fb94 00000017 R_ARM_RELATIVE │ │ │ │ -0032fb98 00000017 R_ARM_RELATIVE │ │ │ │ -0032fba0 00000017 R_ARM_RELATIVE │ │ │ │ -0032fba8 00000017 R_ARM_RELATIVE │ │ │ │ -0032fbac 00000017 R_ARM_RELATIVE │ │ │ │ -0032fbb0 00000017 R_ARM_RELATIVE │ │ │ │ -0032fbbc 00000017 R_ARM_RELATIVE │ │ │ │ -0032fbc0 00000017 R_ARM_RELATIVE │ │ │ │ -0032fbcc 00000017 R_ARM_RELATIVE │ │ │ │ -0032fbd0 00000017 R_ARM_RELATIVE │ │ │ │ -0032fbd8 00000017 R_ARM_RELATIVE │ │ │ │ -0032fbe0 00000017 R_ARM_RELATIVE │ │ │ │ -0032fbe8 00000017 R_ARM_RELATIVE │ │ │ │ -0032fbf0 00000017 R_ARM_RELATIVE │ │ │ │ -0032fbf8 00000017 R_ARM_RELATIVE │ │ │ │ -0032fc00 00000017 R_ARM_RELATIVE │ │ │ │ -0032fc08 00000017 R_ARM_RELATIVE │ │ │ │ -0032fc10 00000017 R_ARM_RELATIVE │ │ │ │ -0032fc18 00000017 R_ARM_RELATIVE │ │ │ │ -0032fc20 00000017 R_ARM_RELATIVE │ │ │ │ -0032fc28 00000017 R_ARM_RELATIVE │ │ │ │ -0032fc30 00000017 R_ARM_RELATIVE │ │ │ │ -0032fc38 00000017 R_ARM_RELATIVE │ │ │ │ -0032fc40 00000017 R_ARM_RELATIVE │ │ │ │ -0032fc48 00000017 R_ARM_RELATIVE │ │ │ │ -0032fc50 00000017 R_ARM_RELATIVE │ │ │ │ -0032fc58 00000017 R_ARM_RELATIVE │ │ │ │ -0032fc60 00000017 R_ARM_RELATIVE │ │ │ │ -0032fc68 00000017 R_ARM_RELATIVE │ │ │ │ -0032fc70 00000017 R_ARM_RELATIVE │ │ │ │ -0032fc78 00000017 R_ARM_RELATIVE │ │ │ │ -0032fc80 00000017 R_ARM_RELATIVE │ │ │ │ -0032fc88 00000017 R_ARM_RELATIVE │ │ │ │ -0032fc90 00000017 R_ARM_RELATIVE │ │ │ │ -0032fc98 00000017 R_ARM_RELATIVE │ │ │ │ -0032fca0 00000017 R_ARM_RELATIVE │ │ │ │ -0032fca8 00000017 R_ARM_RELATIVE │ │ │ │ -0032fcb0 00000017 R_ARM_RELATIVE │ │ │ │ -0032fcb8 00000017 R_ARM_RELATIVE │ │ │ │ -0032fcc0 00000017 R_ARM_RELATIVE │ │ │ │ -0032fcc8 00000017 R_ARM_RELATIVE │ │ │ │ -0032fcd0 00000017 R_ARM_RELATIVE │ │ │ │ -0032fcd8 00000017 R_ARM_RELATIVE │ │ │ │ -0032fce0 00000017 R_ARM_RELATIVE │ │ │ │ -0032fce8 00000017 R_ARM_RELATIVE │ │ │ │ -0032fcf0 00000017 R_ARM_RELATIVE │ │ │ │ -0032fcf8 00000017 R_ARM_RELATIVE │ │ │ │ -0032fd00 00000017 R_ARM_RELATIVE │ │ │ │ -0032fd08 00000017 R_ARM_RELATIVE │ │ │ │ -0032fd10 00000017 R_ARM_RELATIVE │ │ │ │ -0032fd18 00000017 R_ARM_RELATIVE │ │ │ │ -0032fd20 00000017 R_ARM_RELATIVE │ │ │ │ -0032fd28 00000017 R_ARM_RELATIVE │ │ │ │ -0032fd30 00000017 R_ARM_RELATIVE │ │ │ │ -0032fd38 00000017 R_ARM_RELATIVE │ │ │ │ -0032fd40 00000017 R_ARM_RELATIVE │ │ │ │ -0032fd48 00000017 R_ARM_RELATIVE │ │ │ │ -0032fd58 00000017 R_ARM_RELATIVE │ │ │ │ -0032fd5c 00000017 R_ARM_RELATIVE │ │ │ │ -0032fd60 00000017 R_ARM_RELATIVE │ │ │ │ -0032fd64 00000017 R_ARM_RELATIVE │ │ │ │ -0032fd68 00000017 R_ARM_RELATIVE │ │ │ │ -0032fd70 00000017 R_ARM_RELATIVE │ │ │ │ -0032fd74 00000017 R_ARM_RELATIVE │ │ │ │ -0032fd78 00000017 R_ARM_RELATIVE │ │ │ │ -0032fd7c 00000017 R_ARM_RELATIVE │ │ │ │ -0032fd80 00000017 R_ARM_RELATIVE │ │ │ │ -0032fd88 00000017 R_ARM_RELATIVE │ │ │ │ -0032fd8c 00000017 R_ARM_RELATIVE │ │ │ │ -0032fd90 00000017 R_ARM_RELATIVE │ │ │ │ -0032fd94 00000017 R_ARM_RELATIVE │ │ │ │ -0032fd98 00000017 R_ARM_RELATIVE │ │ │ │ -0032fda0 00000017 R_ARM_RELATIVE │ │ │ │ -0032fda4 00000017 R_ARM_RELATIVE │ │ │ │ -0032fda8 00000017 R_ARM_RELATIVE │ │ │ │ -0032fdac 00000017 R_ARM_RELATIVE │ │ │ │ -0032fdb0 00000017 R_ARM_RELATIVE │ │ │ │ -0032fdb8 00000017 R_ARM_RELATIVE │ │ │ │ -0032fdbc 00000017 R_ARM_RELATIVE │ │ │ │ -0032fdc0 00000017 R_ARM_RELATIVE │ │ │ │ -0032fdc4 00000017 R_ARM_RELATIVE │ │ │ │ -0032fdc8 00000017 R_ARM_RELATIVE │ │ │ │ -0032fdd0 00000017 R_ARM_RELATIVE │ │ │ │ -0032fdd4 00000017 R_ARM_RELATIVE │ │ │ │ -0032fdd8 00000017 R_ARM_RELATIVE │ │ │ │ -0032fddc 00000017 R_ARM_RELATIVE │ │ │ │ -0032fde0 00000017 R_ARM_RELATIVE │ │ │ │ -0032fde8 00000017 R_ARM_RELATIVE │ │ │ │ -0032fdec 00000017 R_ARM_RELATIVE │ │ │ │ -0032fdf0 00000017 R_ARM_RELATIVE │ │ │ │ -0032fdf4 00000017 R_ARM_RELATIVE │ │ │ │ -0032fdf8 00000017 R_ARM_RELATIVE │ │ │ │ -0032fe00 00000017 R_ARM_RELATIVE │ │ │ │ -0032fe04 00000017 R_ARM_RELATIVE │ │ │ │ -0032fe08 00000017 R_ARM_RELATIVE │ │ │ │ -0032fe0c 00000017 R_ARM_RELATIVE │ │ │ │ -0032fe10 00000017 R_ARM_RELATIVE │ │ │ │ -0032fe18 00000017 R_ARM_RELATIVE │ │ │ │ -0032fe1c 00000017 R_ARM_RELATIVE │ │ │ │ -0032fe20 00000017 R_ARM_RELATIVE │ │ │ │ -0032fe24 00000017 R_ARM_RELATIVE │ │ │ │ -0032fe28 00000017 R_ARM_RELATIVE │ │ │ │ -0032fe30 00000017 R_ARM_RELATIVE │ │ │ │ -0032fe34 00000017 R_ARM_RELATIVE │ │ │ │ -0032fe38 00000017 R_ARM_RELATIVE │ │ │ │ -0032fe3c 00000017 R_ARM_RELATIVE │ │ │ │ -0032fe40 00000017 R_ARM_RELATIVE │ │ │ │ -0032fe48 00000017 R_ARM_RELATIVE │ │ │ │ -0032fe4c 00000017 R_ARM_RELATIVE │ │ │ │ -0032fe50 00000017 R_ARM_RELATIVE │ │ │ │ -0032fe54 00000017 R_ARM_RELATIVE │ │ │ │ -0032fe58 00000017 R_ARM_RELATIVE │ │ │ │ -0032fe60 00000017 R_ARM_RELATIVE │ │ │ │ -0032fe64 00000017 R_ARM_RELATIVE │ │ │ │ -0032fe68 00000017 R_ARM_RELATIVE │ │ │ │ -0032fe6c 00000017 R_ARM_RELATIVE │ │ │ │ -0032fe70 00000017 R_ARM_RELATIVE │ │ │ │ -0032fe78 00000017 R_ARM_RELATIVE │ │ │ │ -0032fe7c 00000017 R_ARM_RELATIVE │ │ │ │ -0032fe80 00000017 R_ARM_RELATIVE │ │ │ │ -0032fe84 00000017 R_ARM_RELATIVE │ │ │ │ -0032fe88 00000017 R_ARM_RELATIVE │ │ │ │ -0032fe94 00000017 R_ARM_RELATIVE │ │ │ │ -0032fe98 00000017 R_ARM_RELATIVE │ │ │ │ -0032fe9c 00000017 R_ARM_RELATIVE │ │ │ │ -0032fea0 00000017 R_ARM_RELATIVE │ │ │ │ -0032fea4 00000017 R_ARM_RELATIVE │ │ │ │ -0032feac 00000017 R_ARM_RELATIVE │ │ │ │ -0032feb0 00000017 R_ARM_RELATIVE │ │ │ │ -0032feb4 00000017 R_ARM_RELATIVE │ │ │ │ -0032feb8 00000017 R_ARM_RELATIVE │ │ │ │ -0032febc 00000017 R_ARM_RELATIVE │ │ │ │ -0032fec0 00000017 R_ARM_RELATIVE │ │ │ │ -0032fec4 00000017 R_ARM_RELATIVE │ │ │ │ -0032fec8 00000017 R_ARM_RELATIVE │ │ │ │ -0032fecc 00000017 R_ARM_RELATIVE │ │ │ │ -0032fed0 00000017 R_ARM_RELATIVE │ │ │ │ -0032fed4 00000017 R_ARM_RELATIVE │ │ │ │ -0032fed8 00000017 R_ARM_RELATIVE │ │ │ │ -0032fedc 00000017 R_ARM_RELATIVE │ │ │ │ -0032fee0 00000017 R_ARM_RELATIVE │ │ │ │ -0032fee4 00000017 R_ARM_RELATIVE │ │ │ │ -0032fee8 00000017 R_ARM_RELATIVE │ │ │ │ -0032feec 00000017 R_ARM_RELATIVE │ │ │ │ -0032fef0 00000017 R_ARM_RELATIVE │ │ │ │ -0032fef4 00000017 R_ARM_RELATIVE │ │ │ │ -0032fef8 00000017 R_ARM_RELATIVE │ │ │ │ -0032fefc 00000017 R_ARM_RELATIVE │ │ │ │ -0032ff00 00000017 R_ARM_RELATIVE │ │ │ │ -0032ff04 00000017 R_ARM_RELATIVE │ │ │ │ -0032ff08 00000017 R_ARM_RELATIVE │ │ │ │ -0032ff0c 00000017 R_ARM_RELATIVE │ │ │ │ -0032ff10 00000017 R_ARM_RELATIVE │ │ │ │ -0032ff14 00000017 R_ARM_RELATIVE │ │ │ │ -0032ff18 00000017 R_ARM_RELATIVE │ │ │ │ -0032ff1c 00000017 R_ARM_RELATIVE │ │ │ │ -0032ff20 00000017 R_ARM_RELATIVE │ │ │ │ -0032ff24 00000017 R_ARM_RELATIVE │ │ │ │ -0032ff28 00000017 R_ARM_RELATIVE │ │ │ │ -0032ff2c 00000017 R_ARM_RELATIVE │ │ │ │ -0032ff30 00000017 R_ARM_RELATIVE │ │ │ │ -0032ff34 00000017 R_ARM_RELATIVE │ │ │ │ -0032ff38 00000017 R_ARM_RELATIVE │ │ │ │ -0032ff3c 00000017 R_ARM_RELATIVE │ │ │ │ -0032ff40 00000017 R_ARM_RELATIVE │ │ │ │ -0032ff44 00000017 R_ARM_RELATIVE │ │ │ │ -0032ff48 00000017 R_ARM_RELATIVE │ │ │ │ -0032ff4c 00000017 R_ARM_RELATIVE │ │ │ │ -0032ff50 00000017 R_ARM_RELATIVE │ │ │ │ -0032ff54 00000017 R_ARM_RELATIVE │ │ │ │ -0032ff58 00000017 R_ARM_RELATIVE │ │ │ │ -0032ff5c 00000017 R_ARM_RELATIVE │ │ │ │ -0032ff60 00000017 R_ARM_RELATIVE │ │ │ │ -0032ff64 00000017 R_ARM_RELATIVE │ │ │ │ -0032ff68 00000017 R_ARM_RELATIVE │ │ │ │ -0032ff6c 00000017 R_ARM_RELATIVE │ │ │ │ -0032ff70 00000017 R_ARM_RELATIVE │ │ │ │ -0032ff74 00000017 R_ARM_RELATIVE │ │ │ │ -0032ff78 00000017 R_ARM_RELATIVE │ │ │ │ -0032ff7c 00000017 R_ARM_RELATIVE │ │ │ │ -0032ff80 00000017 R_ARM_RELATIVE │ │ │ │ -0032ff84 00000017 R_ARM_RELATIVE │ │ │ │ -0032ff88 00000017 R_ARM_RELATIVE │ │ │ │ -0032ff8c 00000017 R_ARM_RELATIVE │ │ │ │ -0032ff90 00000017 R_ARM_RELATIVE │ │ │ │ -0032ff94 00000017 R_ARM_RELATIVE │ │ │ │ -0032ff98 00000017 R_ARM_RELATIVE │ │ │ │ -0032ff9c 00000017 R_ARM_RELATIVE │ │ │ │ -0032ffa0 00000017 R_ARM_RELATIVE │ │ │ │ -0032ffa4 00000017 R_ARM_RELATIVE │ │ │ │ -0032ffa8 00000017 R_ARM_RELATIVE │ │ │ │ -0032ffac 00000017 R_ARM_RELATIVE │ │ │ │ -0032ffb0 00000017 R_ARM_RELATIVE │ │ │ │ -0032ffb4 00000017 R_ARM_RELATIVE │ │ │ │ -0032ffb8 00000017 R_ARM_RELATIVE │ │ │ │ -0032ffbc 00000017 R_ARM_RELATIVE │ │ │ │ -0032ffc0 00000017 R_ARM_RELATIVE │ │ │ │ -0032ffc4 00000017 R_ARM_RELATIVE │ │ │ │ -0032ffc8 00000017 R_ARM_RELATIVE │ │ │ │ -0032ffcc 00000017 R_ARM_RELATIVE │ │ │ │ -0032ffd0 00000017 R_ARM_RELATIVE │ │ │ │ -0032ffd4 00000017 R_ARM_RELATIVE │ │ │ │ -0032ffd8 00000017 R_ARM_RELATIVE │ │ │ │ -0032ffdc 00000017 R_ARM_RELATIVE │ │ │ │ -0032ffe0 00000017 R_ARM_RELATIVE │ │ │ │ -0032ffe4 00000017 R_ARM_RELATIVE │ │ │ │ -0032ffe8 00000017 R_ARM_RELATIVE │ │ │ │ -0032ffec 00000017 R_ARM_RELATIVE │ │ │ │ -0032fff0 00000017 R_ARM_RELATIVE │ │ │ │ -0032fff4 00000017 R_ARM_RELATIVE │ │ │ │ -0032fff8 00000017 R_ARM_RELATIVE │ │ │ │ -0032fffc 00000017 R_ARM_RELATIVE │ │ │ │ -00330000 00000017 R_ARM_RELATIVE │ │ │ │ -00330004 00000017 R_ARM_RELATIVE │ │ │ │ -00330008 00000017 R_ARM_RELATIVE │ │ │ │ -0033000c 00000017 R_ARM_RELATIVE │ │ │ │ -00330010 00000017 R_ARM_RELATIVE │ │ │ │ -00330014 00000017 R_ARM_RELATIVE │ │ │ │ -00330018 00000017 R_ARM_RELATIVE │ │ │ │ -0033001c 00000017 R_ARM_RELATIVE │ │ │ │ -00330020 00000017 R_ARM_RELATIVE │ │ │ │ -00330024 00000017 R_ARM_RELATIVE │ │ │ │ -00330028 00000017 R_ARM_RELATIVE │ │ │ │ -0033002c 00000017 R_ARM_RELATIVE │ │ │ │ -00330030 00000017 R_ARM_RELATIVE │ │ │ │ -00330034 00000017 R_ARM_RELATIVE │ │ │ │ -00330038 00000017 R_ARM_RELATIVE │ │ │ │ -0033003c 00000017 R_ARM_RELATIVE │ │ │ │ -00330040 00000017 R_ARM_RELATIVE │ │ │ │ -00330044 00000017 R_ARM_RELATIVE │ │ │ │ -00330048 00000017 R_ARM_RELATIVE │ │ │ │ -0033004c 00000017 R_ARM_RELATIVE │ │ │ │ -00330050 00000017 R_ARM_RELATIVE │ │ │ │ -00330054 00000017 R_ARM_RELATIVE │ │ │ │ -00330058 00000017 R_ARM_RELATIVE │ │ │ │ -0033005c 00000017 R_ARM_RELATIVE │ │ │ │ -00330060 00000017 R_ARM_RELATIVE │ │ │ │ -00330064 00000017 R_ARM_RELATIVE │ │ │ │ -00330068 00000017 R_ARM_RELATIVE │ │ │ │ -0033006c 00000017 R_ARM_RELATIVE │ │ │ │ -00330070 00000017 R_ARM_RELATIVE │ │ │ │ -00330074 00000017 R_ARM_RELATIVE │ │ │ │ -00330078 00000017 R_ARM_RELATIVE │ │ │ │ -0033007c 00000017 R_ARM_RELATIVE │ │ │ │ -00330080 00000017 R_ARM_RELATIVE │ │ │ │ -00330084 00000017 R_ARM_RELATIVE │ │ │ │ -00330088 00000017 R_ARM_RELATIVE │ │ │ │ -0033008c 00000017 R_ARM_RELATIVE │ │ │ │ -00330090 00000017 R_ARM_RELATIVE │ │ │ │ -00330094 00000017 R_ARM_RELATIVE │ │ │ │ -00330098 00000017 R_ARM_RELATIVE │ │ │ │ -0033009c 00000017 R_ARM_RELATIVE │ │ │ │ -003300a0 00000017 R_ARM_RELATIVE │ │ │ │ -003300a4 00000017 R_ARM_RELATIVE │ │ │ │ -003300a8 00000017 R_ARM_RELATIVE │ │ │ │ -003300ac 00000017 R_ARM_RELATIVE │ │ │ │ -003300b0 00000017 R_ARM_RELATIVE │ │ │ │ -003300b4 00000017 R_ARM_RELATIVE │ │ │ │ -003300b8 00000017 R_ARM_RELATIVE │ │ │ │ -003300bc 00000017 R_ARM_RELATIVE │ │ │ │ -003300c0 00000017 R_ARM_RELATIVE │ │ │ │ -003300c4 00000017 R_ARM_RELATIVE │ │ │ │ -003300c8 00000017 R_ARM_RELATIVE │ │ │ │ -003300cc 00000017 R_ARM_RELATIVE │ │ │ │ -003300d0 00000017 R_ARM_RELATIVE │ │ │ │ -003300d4 00000017 R_ARM_RELATIVE │ │ │ │ -003300d8 00000017 R_ARM_RELATIVE │ │ │ │ -003300dc 00000017 R_ARM_RELATIVE │ │ │ │ -003300e0 00000017 R_ARM_RELATIVE │ │ │ │ -003300e4 00000017 R_ARM_RELATIVE │ │ │ │ -003300e8 00000017 R_ARM_RELATIVE │ │ │ │ -003300ec 00000017 R_ARM_RELATIVE │ │ │ │ -003300f0 00000017 R_ARM_RELATIVE │ │ │ │ -003300f4 00000017 R_ARM_RELATIVE │ │ │ │ -003300f8 00000017 R_ARM_RELATIVE │ │ │ │ -003300fc 00000017 R_ARM_RELATIVE │ │ │ │ -00330100 00000017 R_ARM_RELATIVE │ │ │ │ -00330104 00000017 R_ARM_RELATIVE │ │ │ │ -00330108 00000017 R_ARM_RELATIVE │ │ │ │ -0033010c 00000017 R_ARM_RELATIVE │ │ │ │ -00330110 00000017 R_ARM_RELATIVE │ │ │ │ -00330114 00000017 R_ARM_RELATIVE │ │ │ │ -00330118 00000017 R_ARM_RELATIVE │ │ │ │ -0033011c 00000017 R_ARM_RELATIVE │ │ │ │ -00330120 00000017 R_ARM_RELATIVE │ │ │ │ -00330124 00000017 R_ARM_RELATIVE │ │ │ │ -00330128 00000017 R_ARM_RELATIVE │ │ │ │ -0033012c 00000017 R_ARM_RELATIVE │ │ │ │ -00330130 00000017 R_ARM_RELATIVE │ │ │ │ -00330134 00000017 R_ARM_RELATIVE │ │ │ │ -00330138 00000017 R_ARM_RELATIVE │ │ │ │ -0033013c 00000017 R_ARM_RELATIVE │ │ │ │ -00330140 00000017 R_ARM_RELATIVE │ │ │ │ -00330144 00000017 R_ARM_RELATIVE │ │ │ │ -00330148 00000017 R_ARM_RELATIVE │ │ │ │ -0033014c 00000017 R_ARM_RELATIVE │ │ │ │ -00330150 00000017 R_ARM_RELATIVE │ │ │ │ -00330154 00000017 R_ARM_RELATIVE │ │ │ │ -00330158 00000017 R_ARM_RELATIVE │ │ │ │ -0033015c 00000017 R_ARM_RELATIVE │ │ │ │ -00330160 00000017 R_ARM_RELATIVE │ │ │ │ -00330164 00000017 R_ARM_RELATIVE │ │ │ │ -00330168 00000017 R_ARM_RELATIVE │ │ │ │ -0033016c 00000017 R_ARM_RELATIVE │ │ │ │ -00330170 00000017 R_ARM_RELATIVE │ │ │ │ -00330174 00000017 R_ARM_RELATIVE │ │ │ │ -00330178 00000017 R_ARM_RELATIVE │ │ │ │ -0033017c 00000017 R_ARM_RELATIVE │ │ │ │ -00330180 00000017 R_ARM_RELATIVE │ │ │ │ -00330184 00000017 R_ARM_RELATIVE │ │ │ │ -00330188 00000017 R_ARM_RELATIVE │ │ │ │ -0033018c 00000017 R_ARM_RELATIVE │ │ │ │ -00330190 00000017 R_ARM_RELATIVE │ │ │ │ -00330194 00000017 R_ARM_RELATIVE │ │ │ │ -00330198 00000017 R_ARM_RELATIVE │ │ │ │ -0033019c 00000017 R_ARM_RELATIVE │ │ │ │ -003301a0 00000017 R_ARM_RELATIVE │ │ │ │ -003301a4 00000017 R_ARM_RELATIVE │ │ │ │ -003301a8 00000017 R_ARM_RELATIVE │ │ │ │ -003301ac 00000017 R_ARM_RELATIVE │ │ │ │ -003301b0 00000017 R_ARM_RELATIVE │ │ │ │ -003301b4 00000017 R_ARM_RELATIVE │ │ │ │ -003301b8 00000017 R_ARM_RELATIVE │ │ │ │ -003301bc 00000017 R_ARM_RELATIVE │ │ │ │ -003301c0 00000017 R_ARM_RELATIVE │ │ │ │ -003301c4 00000017 R_ARM_RELATIVE │ │ │ │ -003301c8 00000017 R_ARM_RELATIVE │ │ │ │ -003301cc 00000017 R_ARM_RELATIVE │ │ │ │ -003301d0 00000017 R_ARM_RELATIVE │ │ │ │ -003301d4 00000017 R_ARM_RELATIVE │ │ │ │ -003301d8 00000017 R_ARM_RELATIVE │ │ │ │ -003301dc 00000017 R_ARM_RELATIVE │ │ │ │ -003301e0 00000017 R_ARM_RELATIVE │ │ │ │ -003301e4 00000017 R_ARM_RELATIVE │ │ │ │ -003301e8 00000017 R_ARM_RELATIVE │ │ │ │ -003301ec 00000017 R_ARM_RELATIVE │ │ │ │ -003301f0 00000017 R_ARM_RELATIVE │ │ │ │ -003301f4 00000017 R_ARM_RELATIVE │ │ │ │ -003301f8 00000017 R_ARM_RELATIVE │ │ │ │ -003301fc 00000017 R_ARM_RELATIVE │ │ │ │ -00330200 00000017 R_ARM_RELATIVE │ │ │ │ -00330204 00000017 R_ARM_RELATIVE │ │ │ │ -00330208 00000017 R_ARM_RELATIVE │ │ │ │ -0033020c 00000017 R_ARM_RELATIVE │ │ │ │ -00330210 00000017 R_ARM_RELATIVE │ │ │ │ -00330214 00000017 R_ARM_RELATIVE │ │ │ │ -00330218 00000017 R_ARM_RELATIVE │ │ │ │ -0033021c 00000017 R_ARM_RELATIVE │ │ │ │ -00330220 00000017 R_ARM_RELATIVE │ │ │ │ -00330224 00000017 R_ARM_RELATIVE │ │ │ │ -00330228 00000017 R_ARM_RELATIVE │ │ │ │ -0033022c 00000017 R_ARM_RELATIVE │ │ │ │ -00330230 00000017 R_ARM_RELATIVE │ │ │ │ -00330234 00000017 R_ARM_RELATIVE │ │ │ │ -00330238 00000017 R_ARM_RELATIVE │ │ │ │ -0033023c 00000017 R_ARM_RELATIVE │ │ │ │ -00330240 00000017 R_ARM_RELATIVE │ │ │ │ -00330244 00000017 R_ARM_RELATIVE │ │ │ │ -00330248 00000017 R_ARM_RELATIVE │ │ │ │ -0033024c 00000017 R_ARM_RELATIVE │ │ │ │ -00330250 00000017 R_ARM_RELATIVE │ │ │ │ -00330254 00000017 R_ARM_RELATIVE │ │ │ │ -00330258 00000017 R_ARM_RELATIVE │ │ │ │ -0033025c 00000017 R_ARM_RELATIVE │ │ │ │ -00330260 00000017 R_ARM_RELATIVE │ │ │ │ -00330264 00000017 R_ARM_RELATIVE │ │ │ │ -00330268 00000017 R_ARM_RELATIVE │ │ │ │ -0033026c 00000017 R_ARM_RELATIVE │ │ │ │ -00330270 00000017 R_ARM_RELATIVE │ │ │ │ -00330274 00000017 R_ARM_RELATIVE │ │ │ │ -00330278 00000017 R_ARM_RELATIVE │ │ │ │ -0033027c 00000017 R_ARM_RELATIVE │ │ │ │ -00330280 00000017 R_ARM_RELATIVE │ │ │ │ -00330284 00000017 R_ARM_RELATIVE │ │ │ │ -00330288 00000017 R_ARM_RELATIVE │ │ │ │ -0033028c 00000017 R_ARM_RELATIVE │ │ │ │ -00330290 00000017 R_ARM_RELATIVE │ │ │ │ -00330294 00000017 R_ARM_RELATIVE │ │ │ │ -00330298 00000017 R_ARM_RELATIVE │ │ │ │ -0033029c 00000017 R_ARM_RELATIVE │ │ │ │ -003302a0 00000017 R_ARM_RELATIVE │ │ │ │ -003302a4 00000017 R_ARM_RELATIVE │ │ │ │ -003302a8 00000017 R_ARM_RELATIVE │ │ │ │ -003302ac 00000017 R_ARM_RELATIVE │ │ │ │ -003302b0 00000017 R_ARM_RELATIVE │ │ │ │ -003302b4 00000017 R_ARM_RELATIVE │ │ │ │ -003302b8 00000017 R_ARM_RELATIVE │ │ │ │ -003302bc 00000017 R_ARM_RELATIVE │ │ │ │ -003302c8 00000017 R_ARM_RELATIVE │ │ │ │ -003302cc 00000017 R_ARM_RELATIVE │ │ │ │ -003302d4 00000017 R_ARM_RELATIVE │ │ │ │ -003302d8 00000017 R_ARM_RELATIVE │ │ │ │ -003302dc 00000017 R_ARM_RELATIVE │ │ │ │ -003302e0 00000017 R_ARM_RELATIVE │ │ │ │ -003302e4 00000017 R_ARM_RELATIVE │ │ │ │ -003302e8 00000017 R_ARM_RELATIVE │ │ │ │ -003302ec 00000017 R_ARM_RELATIVE │ │ │ │ -003302f0 00000017 R_ARM_RELATIVE │ │ │ │ -003302fc 00000017 R_ARM_RELATIVE │ │ │ │ -00330300 00000017 R_ARM_RELATIVE │ │ │ │ -00330304 00000017 R_ARM_RELATIVE │ │ │ │ -00330308 00000017 R_ARM_RELATIVE │ │ │ │ -0033030c 00000017 R_ARM_RELATIVE │ │ │ │ -00330310 00000017 R_ARM_RELATIVE │ │ │ │ -00330314 00000017 R_ARM_RELATIVE │ │ │ │ -00330318 00000017 R_ARM_RELATIVE │ │ │ │ -0033031c 00000017 R_ARM_RELATIVE │ │ │ │ -00330320 00000017 R_ARM_RELATIVE │ │ │ │ -00330324 00000017 R_ARM_RELATIVE │ │ │ │ -00330330 00000017 R_ARM_RELATIVE │ │ │ │ -00330334 00000017 R_ARM_RELATIVE │ │ │ │ -00330338 00000017 R_ARM_RELATIVE │ │ │ │ -0033033c 00000017 R_ARM_RELATIVE │ │ │ │ -00330340 00000017 R_ARM_RELATIVE │ │ │ │ -00330344 00000017 R_ARM_RELATIVE │ │ │ │ -00330348 00000017 R_ARM_RELATIVE │ │ │ │ -0033034c 00000017 R_ARM_RELATIVE │ │ │ │ -00330350 00000017 R_ARM_RELATIVE │ │ │ │ -00330354 00000017 R_ARM_RELATIVE │ │ │ │ -00330358 00000017 R_ARM_RELATIVE │ │ │ │ -00330364 00000017 R_ARM_RELATIVE │ │ │ │ -00330368 00000017 R_ARM_RELATIVE │ │ │ │ -0033036c 00000017 R_ARM_RELATIVE │ │ │ │ -00330370 00000017 R_ARM_RELATIVE │ │ │ │ -00330374 00000017 R_ARM_RELATIVE │ │ │ │ -00330378 00000017 R_ARM_RELATIVE │ │ │ │ -0033037c 00000017 R_ARM_RELATIVE │ │ │ │ -00330380 00000017 R_ARM_RELATIVE │ │ │ │ -00330384 00000017 R_ARM_RELATIVE │ │ │ │ -00330388 00000017 R_ARM_RELATIVE │ │ │ │ -0033038c 00000017 R_ARM_RELATIVE │ │ │ │ -0033039c 00000017 R_ARM_RELATIVE │ │ │ │ -003303a4 00000017 R_ARM_RELATIVE │ │ │ │ -003303a8 00000017 R_ARM_RELATIVE │ │ │ │ -003303ac 00000017 R_ARM_RELATIVE │ │ │ │ -003303b0 00000017 R_ARM_RELATIVE │ │ │ │ -003303b4 00000017 R_ARM_RELATIVE │ │ │ │ -003303b8 00000017 R_ARM_RELATIVE │ │ │ │ -003303bc 00000017 R_ARM_RELATIVE │ │ │ │ -003303c0 00000017 R_ARM_RELATIVE │ │ │ │ -003303cc 00000017 R_ARM_RELATIVE │ │ │ │ -003303d0 00000017 R_ARM_RELATIVE │ │ │ │ -003303d4 00000017 R_ARM_RELATIVE │ │ │ │ -003303d8 00000017 R_ARM_RELATIVE │ │ │ │ -003303dc 00000017 R_ARM_RELATIVE │ │ │ │ -003303e4 00000017 R_ARM_RELATIVE │ │ │ │ -003303e8 00000017 R_ARM_RELATIVE │ │ │ │ -003303ec 00000017 R_ARM_RELATIVE │ │ │ │ -003303f0 00000017 R_ARM_RELATIVE │ │ │ │ -003303f4 00000017 R_ARM_RELATIVE │ │ │ │ -00330400 00000017 R_ARM_RELATIVE │ │ │ │ -00330404 00000017 R_ARM_RELATIVE │ │ │ │ -00330408 00000017 R_ARM_RELATIVE │ │ │ │ -0033040c 00000017 R_ARM_RELATIVE │ │ │ │ -00330410 00000017 R_ARM_RELATIVE │ │ │ │ -00330418 00000017 R_ARM_RELATIVE │ │ │ │ -0033041c 00000017 R_ARM_RELATIVE │ │ │ │ -00330420 00000017 R_ARM_RELATIVE │ │ │ │ -00330424 00000017 R_ARM_RELATIVE │ │ │ │ -00330428 00000017 R_ARM_RELATIVE │ │ │ │ -00330434 00000017 R_ARM_RELATIVE │ │ │ │ -00330438 00000017 R_ARM_RELATIVE │ │ │ │ -0033043c 00000017 R_ARM_RELATIVE │ │ │ │ -00330440 00000017 R_ARM_RELATIVE │ │ │ │ -0033044c 00000017 R_ARM_RELATIVE │ │ │ │ -00330454 00000017 R_ARM_RELATIVE │ │ │ │ -0033045c 00000017 R_ARM_RELATIVE │ │ │ │ -00330464 00000017 R_ARM_RELATIVE │ │ │ │ -0033046c 00000017 R_ARM_RELATIVE │ │ │ │ -00330474 00000017 R_ARM_RELATIVE │ │ │ │ -0033047c 00000017 R_ARM_RELATIVE │ │ │ │ -00330484 00000017 R_ARM_RELATIVE │ │ │ │ -0033048c 00000017 R_ARM_RELATIVE │ │ │ │ -00330494 00000017 R_ARM_RELATIVE │ │ │ │ -0033049c 00000017 R_ARM_RELATIVE │ │ │ │ -003304a4 00000017 R_ARM_RELATIVE │ │ │ │ -003304ac 00000017 R_ARM_RELATIVE │ │ │ │ -003304b4 00000017 R_ARM_RELATIVE │ │ │ │ -003304bc 00000017 R_ARM_RELATIVE │ │ │ │ -003304c4 00000017 R_ARM_RELATIVE │ │ │ │ -003304cc 00000017 R_ARM_RELATIVE │ │ │ │ -003304d4 00000017 R_ARM_RELATIVE │ │ │ │ -003304dc 00000017 R_ARM_RELATIVE │ │ │ │ -003304e4 00000017 R_ARM_RELATIVE │ │ │ │ -003304ec 00000017 R_ARM_RELATIVE │ │ │ │ -003304f4 00000017 R_ARM_RELATIVE │ │ │ │ -003304fc 00000017 R_ARM_RELATIVE │ │ │ │ -00330504 00000017 R_ARM_RELATIVE │ │ │ │ -0033050c 00000017 R_ARM_RELATIVE │ │ │ │ -00330514 00000017 R_ARM_RELATIVE │ │ │ │ -0033051c 00000017 R_ARM_RELATIVE │ │ │ │ -0033052c 00000017 R_ARM_RELATIVE │ │ │ │ -00330530 00000017 R_ARM_RELATIVE │ │ │ │ -00330534 00000017 R_ARM_RELATIVE │ │ │ │ -00330538 00000017 R_ARM_RELATIVE │ │ │ │ -0033053c 00000017 R_ARM_RELATIVE │ │ │ │ -0033054c 00000017 R_ARM_RELATIVE │ │ │ │ -00330550 00000017 R_ARM_RELATIVE │ │ │ │ -00330554 00000017 R_ARM_RELATIVE │ │ │ │ -00330558 00000017 R_ARM_RELATIVE │ │ │ │ -0033055c 00000017 R_ARM_RELATIVE │ │ │ │ -00330560 00000017 R_ARM_RELATIVE │ │ │ │ -0033056c 00000017 R_ARM_RELATIVE │ │ │ │ -00330578 00000017 R_ARM_RELATIVE │ │ │ │ -00330584 00000017 R_ARM_RELATIVE │ │ │ │ -00330590 00000017 R_ARM_RELATIVE │ │ │ │ -0033059c 00000017 R_ARM_RELATIVE │ │ │ │ -003305a8 00000017 R_ARM_RELATIVE │ │ │ │ -003305b4 00000017 R_ARM_RELATIVE │ │ │ │ -003305c0 00000017 R_ARM_RELATIVE │ │ │ │ -003305cc 00000017 R_ARM_RELATIVE │ │ │ │ -003305e4 00000017 R_ARM_RELATIVE │ │ │ │ -003305e8 00000017 R_ARM_RELATIVE │ │ │ │ -003305ec 00000017 R_ARM_RELATIVE │ │ │ │ -003305f0 00000017 R_ARM_RELATIVE │ │ │ │ -003305f4 00000017 R_ARM_RELATIVE │ │ │ │ -00330600 00000017 R_ARM_RELATIVE │ │ │ │ -00330604 00000017 R_ARM_RELATIVE │ │ │ │ -0033060c 00000017 R_ARM_RELATIVE │ │ │ │ -00330610 00000017 R_ARM_RELATIVE │ │ │ │ -00330614 00000017 R_ARM_RELATIVE │ │ │ │ -00330618 00000017 R_ARM_RELATIVE │ │ │ │ -0033061c 00000017 R_ARM_RELATIVE │ │ │ │ -00330620 00000017 R_ARM_RELATIVE │ │ │ │ -00330624 00000017 R_ARM_RELATIVE │ │ │ │ -00330628 00000017 R_ARM_RELATIVE │ │ │ │ -00330634 00000017 R_ARM_RELATIVE │ │ │ │ -00330638 00000017 R_ARM_RELATIVE │ │ │ │ -0033063c 00000017 R_ARM_RELATIVE │ │ │ │ -00330640 00000017 R_ARM_RELATIVE │ │ │ │ -00330644 00000017 R_ARM_RELATIVE │ │ │ │ -00330648 00000017 R_ARM_RELATIVE │ │ │ │ -0033064c 00000017 R_ARM_RELATIVE │ │ │ │ -00330650 00000017 R_ARM_RELATIVE │ │ │ │ -00330654 00000017 R_ARM_RELATIVE │ │ │ │ -00330658 00000017 R_ARM_RELATIVE │ │ │ │ -0033065c 00000017 R_ARM_RELATIVE │ │ │ │ -0033066c 00000017 R_ARM_RELATIVE │ │ │ │ -00330670 00000017 R_ARM_RELATIVE │ │ │ │ -00330674 00000017 R_ARM_RELATIVE │ │ │ │ -00330678 00000017 R_ARM_RELATIVE │ │ │ │ -0033067c 00000017 R_ARM_RELATIVE │ │ │ │ -00330680 00000017 R_ARM_RELATIVE │ │ │ │ -00330684 00000017 R_ARM_RELATIVE │ │ │ │ -00330688 00000017 R_ARM_RELATIVE │ │ │ │ -0033068c 00000017 R_ARM_RELATIVE │ │ │ │ -00330690 00000017 R_ARM_RELATIVE │ │ │ │ -003306a0 00000017 R_ARM_RELATIVE │ │ │ │ -003306a4 00000017 R_ARM_RELATIVE │ │ │ │ -003306a8 00000017 R_ARM_RELATIVE │ │ │ │ -003306ac 00000017 R_ARM_RELATIVE │ │ │ │ -003306b0 00000017 R_ARM_RELATIVE │ │ │ │ -003306b4 00000017 R_ARM_RELATIVE │ │ │ │ -003306b8 00000017 R_ARM_RELATIVE │ │ │ │ -003306bc 00000017 R_ARM_RELATIVE │ │ │ │ -003306c0 00000017 R_ARM_RELATIVE │ │ │ │ -003306c4 00000017 R_ARM_RELATIVE │ │ │ │ -003306d4 00000017 R_ARM_RELATIVE │ │ │ │ -003306d8 00000017 R_ARM_RELATIVE │ │ │ │ -003306dc 00000017 R_ARM_RELATIVE │ │ │ │ -003306e0 00000017 R_ARM_RELATIVE │ │ │ │ -003306e4 00000017 R_ARM_RELATIVE │ │ │ │ -003306e8 00000017 R_ARM_RELATIVE │ │ │ │ -003306ec 00000017 R_ARM_RELATIVE │ │ │ │ -003306f0 00000017 R_ARM_RELATIVE │ │ │ │ -003306f4 00000017 R_ARM_RELATIVE │ │ │ │ -003306f8 00000017 R_ARM_RELATIVE │ │ │ │ -00330708 00000017 R_ARM_RELATIVE │ │ │ │ -0033070c 00000017 R_ARM_RELATIVE │ │ │ │ -0033071c 00000017 R_ARM_RELATIVE │ │ │ │ -00330720 00000017 R_ARM_RELATIVE │ │ │ │ -00330724 00000017 R_ARM_RELATIVE │ │ │ │ -00330728 00000017 R_ARM_RELATIVE │ │ │ │ -0033072c 00000017 R_ARM_RELATIVE │ │ │ │ -00330738 00000017 R_ARM_RELATIVE │ │ │ │ -0033073c 00000017 R_ARM_RELATIVE │ │ │ │ -00330740 00000017 R_ARM_RELATIVE │ │ │ │ -00330744 00000017 R_ARM_RELATIVE │ │ │ │ -00330748 00000017 R_ARM_RELATIVE │ │ │ │ -0033074c 00000017 R_ARM_RELATIVE │ │ │ │ -00330750 00000017 R_ARM_RELATIVE │ │ │ │ -00330754 00000017 R_ARM_RELATIVE │ │ │ │ -00330758 00000017 R_ARM_RELATIVE │ │ │ │ -0033075c 00000017 R_ARM_RELATIVE │ │ │ │ -00330760 00000017 R_ARM_RELATIVE │ │ │ │ -0033076c 00000017 R_ARM_RELATIVE │ │ │ │ -00330770 00000017 R_ARM_RELATIVE │ │ │ │ -00330774 00000017 R_ARM_RELATIVE │ │ │ │ -00330778 00000017 R_ARM_RELATIVE │ │ │ │ -0033077c 00000017 R_ARM_RELATIVE │ │ │ │ -00330780 00000017 R_ARM_RELATIVE │ │ │ │ -00330784 00000017 R_ARM_RELATIVE │ │ │ │ -00330788 00000017 R_ARM_RELATIVE │ │ │ │ -0033078c 00000017 R_ARM_RELATIVE │ │ │ │ -00330790 00000017 R_ARM_RELATIVE │ │ │ │ -00330794 00000017 R_ARM_RELATIVE │ │ │ │ -003307a0 00000017 R_ARM_RELATIVE │ │ │ │ -003307a4 00000017 R_ARM_RELATIVE │ │ │ │ -003307a8 00000017 R_ARM_RELATIVE │ │ │ │ -003307ac 00000017 R_ARM_RELATIVE │ │ │ │ -003307b0 00000017 R_ARM_RELATIVE │ │ │ │ -003307b8 00000017 R_ARM_RELATIVE │ │ │ │ -003307bc 00000017 R_ARM_RELATIVE │ │ │ │ -003307c0 00000017 R_ARM_RELATIVE │ │ │ │ -003307c4 00000017 R_ARM_RELATIVE │ │ │ │ -003307c8 00000017 R_ARM_RELATIVE │ │ │ │ -003307d4 00000017 R_ARM_RELATIVE │ │ │ │ -003307d8 00000017 R_ARM_RELATIVE │ │ │ │ -003307dc 00000017 R_ARM_RELATIVE │ │ │ │ -003307e0 00000017 R_ARM_RELATIVE │ │ │ │ -003307e4 00000017 R_ARM_RELATIVE │ │ │ │ -003307ec 00000017 R_ARM_RELATIVE │ │ │ │ -003307f0 00000017 R_ARM_RELATIVE │ │ │ │ -003307f4 00000017 R_ARM_RELATIVE │ │ │ │ -003307f8 00000017 R_ARM_RELATIVE │ │ │ │ -003307fc 00000017 R_ARM_RELATIVE │ │ │ │ -0033080c 00000017 R_ARM_RELATIVE │ │ │ │ -00330810 00000017 R_ARM_RELATIVE │ │ │ │ -00330818 00000017 R_ARM_RELATIVE │ │ │ │ -00330820 00000017 R_ARM_RELATIVE │ │ │ │ -00330824 00000017 R_ARM_RELATIVE │ │ │ │ -00330828 00000017 R_ARM_RELATIVE │ │ │ │ -0033082c 00000017 R_ARM_RELATIVE │ │ │ │ -00330830 00000017 R_ARM_RELATIVE │ │ │ │ -00330840 00000017 R_ARM_RELATIVE │ │ │ │ -00330844 00000017 R_ARM_RELATIVE │ │ │ │ -0033084c 00000017 R_ARM_RELATIVE │ │ │ │ -00330854 00000017 R_ARM_RELATIVE │ │ │ │ -00330858 00000017 R_ARM_RELATIVE │ │ │ │ -0033085c 00000017 R_ARM_RELATIVE │ │ │ │ -00330860 00000017 R_ARM_RELATIVE │ │ │ │ -00330864 00000017 R_ARM_RELATIVE │ │ │ │ -00330870 00000017 R_ARM_RELATIVE │ │ │ │ -00330874 00000017 R_ARM_RELATIVE │ │ │ │ -00330878 00000017 R_ARM_RELATIVE │ │ │ │ -0033087c 00000017 R_ARM_RELATIVE │ │ │ │ -00330888 00000017 R_ARM_RELATIVE │ │ │ │ -0033088c 00000017 R_ARM_RELATIVE │ │ │ │ -00330890 00000017 R_ARM_RELATIVE │ │ │ │ -00330894 00000017 R_ARM_RELATIVE │ │ │ │ -00330898 00000017 R_ARM_RELATIVE │ │ │ │ -003308a4 00000017 R_ARM_RELATIVE │ │ │ │ -003308a8 00000017 R_ARM_RELATIVE │ │ │ │ -003308ac 00000017 R_ARM_RELATIVE │ │ │ │ -003308b0 00000017 R_ARM_RELATIVE │ │ │ │ -003308b4 00000017 R_ARM_RELATIVE │ │ │ │ -003308b8 00000017 R_ARM_RELATIVE │ │ │ │ -003308bc 00000017 R_ARM_RELATIVE │ │ │ │ -003308c0 00000017 R_ARM_RELATIVE │ │ │ │ -003308c4 00000017 R_ARM_RELATIVE │ │ │ │ -003308c8 00000017 R_ARM_RELATIVE │ │ │ │ -003308cc 00000017 R_ARM_RELATIVE │ │ │ │ -003308d8 00000017 R_ARM_RELATIVE │ │ │ │ -003308dc 00000017 R_ARM_RELATIVE │ │ │ │ -003308e0 00000017 R_ARM_RELATIVE │ │ │ │ -003308e4 00000017 R_ARM_RELATIVE │ │ │ │ -003308f0 00000017 R_ARM_RELATIVE │ │ │ │ -003308f4 00000017 R_ARM_RELATIVE │ │ │ │ -003308f8 00000017 R_ARM_RELATIVE │ │ │ │ -003308fc 00000017 R_ARM_RELATIVE │ │ │ │ -00330900 00000017 R_ARM_RELATIVE │ │ │ │ -0033090c 00000017 R_ARM_RELATIVE │ │ │ │ -00330910 00000017 R_ARM_RELATIVE │ │ │ │ -00330914 00000017 R_ARM_RELATIVE │ │ │ │ -00330918 00000017 R_ARM_RELATIVE │ │ │ │ -00330924 00000017 R_ARM_RELATIVE │ │ │ │ -00330928 00000017 R_ARM_RELATIVE │ │ │ │ -0033092c 00000017 R_ARM_RELATIVE │ │ │ │ -00330930 00000017 R_ARM_RELATIVE │ │ │ │ -00330934 00000017 R_ARM_RELATIVE │ │ │ │ -00330940 00000017 R_ARM_RELATIVE │ │ │ │ -00330944 00000017 R_ARM_RELATIVE │ │ │ │ -00330948 00000017 R_ARM_RELATIVE │ │ │ │ -0033094c 00000017 R_ARM_RELATIVE │ │ │ │ -00330950 00000017 R_ARM_RELATIVE │ │ │ │ -00330954 00000017 R_ARM_RELATIVE │ │ │ │ -00330958 00000017 R_ARM_RELATIVE │ │ │ │ -0033095c 00000017 R_ARM_RELATIVE │ │ │ │ -00330960 00000017 R_ARM_RELATIVE │ │ │ │ -00330964 00000017 R_ARM_RELATIVE │ │ │ │ -00330968 00000017 R_ARM_RELATIVE │ │ │ │ -00330974 00000017 R_ARM_RELATIVE │ │ │ │ -00330978 00000017 R_ARM_RELATIVE │ │ │ │ -0033097c 00000017 R_ARM_RELATIVE │ │ │ │ -00330980 00000017 R_ARM_RELATIVE │ │ │ │ -00330984 00000017 R_ARM_RELATIVE │ │ │ │ -00330988 00000017 R_ARM_RELATIVE │ │ │ │ -0033098c 00000017 R_ARM_RELATIVE │ │ │ │ -00330990 00000017 R_ARM_RELATIVE │ │ │ │ -00330994 00000017 R_ARM_RELATIVE │ │ │ │ -00330998 00000017 R_ARM_RELATIVE │ │ │ │ -0033099c 00000017 R_ARM_RELATIVE │ │ │ │ -003309a0 00000017 R_ARM_RELATIVE │ │ │ │ -003309a4 00000017 R_ARM_RELATIVE │ │ │ │ -003309a8 00000017 R_ARM_RELATIVE │ │ │ │ -003309ac 00000017 R_ARM_RELATIVE │ │ │ │ -003309b0 00000017 R_ARM_RELATIVE │ │ │ │ -003309b4 00000017 R_ARM_RELATIVE │ │ │ │ -003309b8 00000017 R_ARM_RELATIVE │ │ │ │ -003309bc 00000017 R_ARM_RELATIVE │ │ │ │ -003309c0 00000017 R_ARM_RELATIVE │ │ │ │ -003309c4 00000017 R_ARM_RELATIVE │ │ │ │ -003309c8 00000017 R_ARM_RELATIVE │ │ │ │ -003309cc 00000017 R_ARM_RELATIVE │ │ │ │ -003309d0 00000017 R_ARM_RELATIVE │ │ │ │ -003309d4 00000017 R_ARM_RELATIVE │ │ │ │ -003309d8 00000017 R_ARM_RELATIVE │ │ │ │ -003309dc 00000017 R_ARM_RELATIVE │ │ │ │ -003309e0 00000017 R_ARM_RELATIVE │ │ │ │ -003309e4 00000017 R_ARM_RELATIVE │ │ │ │ -003309e8 00000017 R_ARM_RELATIVE │ │ │ │ -003309ec 00000017 R_ARM_RELATIVE │ │ │ │ -003309f0 00000017 R_ARM_RELATIVE │ │ │ │ -003309f4 00000017 R_ARM_RELATIVE │ │ │ │ -003309f8 00000017 R_ARM_RELATIVE │ │ │ │ -003309fc 00000017 R_ARM_RELATIVE │ │ │ │ -00330a00 00000017 R_ARM_RELATIVE │ │ │ │ -00330a04 00000017 R_ARM_RELATIVE │ │ │ │ -00330a10 00000017 R_ARM_RELATIVE │ │ │ │ -00330a14 00000017 R_ARM_RELATIVE │ │ │ │ -00330a18 00000017 R_ARM_RELATIVE │ │ │ │ -00330a1c 00000017 R_ARM_RELATIVE │ │ │ │ -00330a28 00000017 R_ARM_RELATIVE │ │ │ │ -00330a2c 00000017 R_ARM_RELATIVE │ │ │ │ -00330a30 00000017 R_ARM_RELATIVE │ │ │ │ -00330a34 00000017 R_ARM_RELATIVE │ │ │ │ -00330a38 00000017 R_ARM_RELATIVE │ │ │ │ -00330a44 00000017 R_ARM_RELATIVE │ │ │ │ -00330a48 00000017 R_ARM_RELATIVE │ │ │ │ -00330a4c 00000017 R_ARM_RELATIVE │ │ │ │ -00330a50 00000017 R_ARM_RELATIVE │ │ │ │ -00330a54 00000017 R_ARM_RELATIVE │ │ │ │ -00330a5c 00000017 R_ARM_RELATIVE │ │ │ │ -00330a60 00000017 R_ARM_RELATIVE │ │ │ │ -00330a64 00000017 R_ARM_RELATIVE │ │ │ │ -00330a68 00000017 R_ARM_RELATIVE │ │ │ │ -00330a6c 00000017 R_ARM_RELATIVE │ │ │ │ -00330a78 00000017 R_ARM_RELATIVE │ │ │ │ -00330a7c 00000017 R_ARM_RELATIVE │ │ │ │ -00330a80 00000017 R_ARM_RELATIVE │ │ │ │ -00330a84 00000017 R_ARM_RELATIVE │ │ │ │ -00330a88 00000017 R_ARM_RELATIVE │ │ │ │ -00330a90 00000017 R_ARM_RELATIVE │ │ │ │ -00330a98 00000017 R_ARM_RELATIVE │ │ │ │ -00330aa0 00000017 R_ARM_RELATIVE │ │ │ │ -00330aa8 00000017 R_ARM_RELATIVE │ │ │ │ -00330ab0 00000017 R_ARM_RELATIVE │ │ │ │ -00330ab8 00000017 R_ARM_RELATIVE │ │ │ │ -00330ac0 00000017 R_ARM_RELATIVE │ │ │ │ -00330ac8 00000017 R_ARM_RELATIVE │ │ │ │ -00330ad0 00000017 R_ARM_RELATIVE │ │ │ │ -00330ad8 00000017 R_ARM_RELATIVE │ │ │ │ -00330ae0 00000017 R_ARM_RELATIVE │ │ │ │ -00330ae8 00000017 R_ARM_RELATIVE │ │ │ │ -00330af0 00000017 R_ARM_RELATIVE │ │ │ │ -00330af8 00000017 R_ARM_RELATIVE │ │ │ │ -00330b00 00000017 R_ARM_RELATIVE │ │ │ │ -00330b08 00000017 R_ARM_RELATIVE │ │ │ │ -00330b10 00000017 R_ARM_RELATIVE │ │ │ │ -00330b18 00000017 R_ARM_RELATIVE │ │ │ │ -00330b20 00000017 R_ARM_RELATIVE │ │ │ │ -00330b28 00000017 R_ARM_RELATIVE │ │ │ │ -00330b30 00000017 R_ARM_RELATIVE │ │ │ │ -00330b38 00000017 R_ARM_RELATIVE │ │ │ │ -00330b40 00000017 R_ARM_RELATIVE │ │ │ │ -00330b48 00000017 R_ARM_RELATIVE │ │ │ │ -00330b50 00000017 R_ARM_RELATIVE │ │ │ │ -00330b58 00000017 R_ARM_RELATIVE │ │ │ │ -00330b60 00000017 R_ARM_RELATIVE │ │ │ │ -00330b68 00000017 R_ARM_RELATIVE │ │ │ │ -00330b70 00000017 R_ARM_RELATIVE │ │ │ │ -00330b78 00000017 R_ARM_RELATIVE │ │ │ │ -00330b80 00000017 R_ARM_RELATIVE │ │ │ │ -00330b88 00000017 R_ARM_RELATIVE │ │ │ │ -00330b90 00000017 R_ARM_RELATIVE │ │ │ │ -00330b98 00000017 R_ARM_RELATIVE │ │ │ │ -00330ba0 00000017 R_ARM_RELATIVE │ │ │ │ -00330ba8 00000017 R_ARM_RELATIVE │ │ │ │ -00330bb0 00000017 R_ARM_RELATIVE │ │ │ │ -00330bb8 00000017 R_ARM_RELATIVE │ │ │ │ -00330bc0 00000017 R_ARM_RELATIVE │ │ │ │ -00330bc8 00000017 R_ARM_RELATIVE │ │ │ │ -00330bd0 00000017 R_ARM_RELATIVE │ │ │ │ -00330bd4 00000017 R_ARM_RELATIVE │ │ │ │ -00330bd8 00000017 R_ARM_RELATIVE │ │ │ │ -00330bdc 00000017 R_ARM_RELATIVE │ │ │ │ -00330be0 00000017 R_ARM_RELATIVE │ │ │ │ -00330be4 00000017 R_ARM_RELATIVE │ │ │ │ -00330c0c 00000017 R_ARM_RELATIVE │ │ │ │ -00330c14 00000017 R_ARM_RELATIVE │ │ │ │ -00330c1c 00000017 R_ARM_RELATIVE │ │ │ │ -00330c20 00000017 R_ARM_RELATIVE │ │ │ │ -00330c24 00000017 R_ARM_RELATIVE │ │ │ │ -00330c2c 00000017 R_ARM_RELATIVE │ │ │ │ -00330c30 00000017 R_ARM_RELATIVE │ │ │ │ -00330c34 00000017 R_ARM_RELATIVE │ │ │ │ -00330c38 00000017 R_ARM_RELATIVE │ │ │ │ -00330c3c 00000017 R_ARM_RELATIVE │ │ │ │ -00330c40 00000017 R_ARM_RELATIVE │ │ │ │ -00330c44 00000017 R_ARM_RELATIVE │ │ │ │ -00330c48 00000017 R_ARM_RELATIVE │ │ │ │ -00330c70 00000017 R_ARM_RELATIVE │ │ │ │ -00330c78 00000017 R_ARM_RELATIVE │ │ │ │ -00330c80 00000017 R_ARM_RELATIVE │ │ │ │ -00330c84 00000017 R_ARM_RELATIVE │ │ │ │ -00330c88 00000017 R_ARM_RELATIVE │ │ │ │ -00330c8c 00000017 R_ARM_RELATIVE │ │ │ │ -00330c90 00000017 R_ARM_RELATIVE │ │ │ │ -00330c94 00000017 R_ARM_RELATIVE │ │ │ │ -00330c98 00000017 R_ARM_RELATIVE │ │ │ │ -00330c9c 00000017 R_ARM_RELATIVE │ │ │ │ -00330ca0 00000017 R_ARM_RELATIVE │ │ │ │ -00330ca4 00000017 R_ARM_RELATIVE │ │ │ │ -00330cc4 00000017 R_ARM_RELATIVE │ │ │ │ -00330ccc 00000017 R_ARM_RELATIVE │ │ │ │ -00330cd0 00000017 R_ARM_RELATIVE │ │ │ │ -00330cd4 00000017 R_ARM_RELATIVE │ │ │ │ -00330cd8 00000017 R_ARM_RELATIVE │ │ │ │ -00330cdc 00000017 R_ARM_RELATIVE │ │ │ │ -00330ce0 00000017 R_ARM_RELATIVE │ │ │ │ -00330d10 00000017 R_ARM_RELATIVE │ │ │ │ -00330d14 00000017 R_ARM_RELATIVE │ │ │ │ -00330d18 00000017 R_ARM_RELATIVE │ │ │ │ -00330d1c 00000017 R_ARM_RELATIVE │ │ │ │ -00330d20 00000017 R_ARM_RELATIVE │ │ │ │ -00330d24 00000017 R_ARM_RELATIVE │ │ │ │ -00330d54 00000017 R_ARM_RELATIVE │ │ │ │ -00330d58 00000017 R_ARM_RELATIVE │ │ │ │ -00330d5c 00000017 R_ARM_RELATIVE │ │ │ │ -00330d60 00000017 R_ARM_RELATIVE │ │ │ │ -00330d64 00000017 R_ARM_RELATIVE │ │ │ │ -00330d68 00000017 R_ARM_RELATIVE │ │ │ │ -00330d6c 00000017 R_ARM_RELATIVE │ │ │ │ -00330d70 00000017 R_ARM_RELATIVE │ │ │ │ -00330d74 00000017 R_ARM_RELATIVE │ │ │ │ -00330d78 00000017 R_ARM_RELATIVE │ │ │ │ -00330d7c 00000017 R_ARM_RELATIVE │ │ │ │ -00330d80 00000017 R_ARM_RELATIVE │ │ │ │ -00330d84 00000017 R_ARM_RELATIVE │ │ │ │ -00330d88 00000017 R_ARM_RELATIVE │ │ │ │ -00330d8c 00000017 R_ARM_RELATIVE │ │ │ │ -00330d90 00000017 R_ARM_RELATIVE │ │ │ │ -00330d94 00000017 R_ARM_RELATIVE │ │ │ │ -00330d98 00000017 R_ARM_RELATIVE │ │ │ │ -00330d9c 00000017 R_ARM_RELATIVE │ │ │ │ -00330da0 00000017 R_ARM_RELATIVE │ │ │ │ -00330da4 00000017 R_ARM_RELATIVE │ │ │ │ -00330da8 00000017 R_ARM_RELATIVE │ │ │ │ -00330dac 00000017 R_ARM_RELATIVE │ │ │ │ -00330db0 00000017 R_ARM_RELATIVE │ │ │ │ -00330db4 00000017 R_ARM_RELATIVE │ │ │ │ -00330db8 00000017 R_ARM_RELATIVE │ │ │ │ -00330dbc 00000017 R_ARM_RELATIVE │ │ │ │ -00330dc4 00000017 R_ARM_RELATIVE │ │ │ │ -00330dc8 00000017 R_ARM_RELATIVE │ │ │ │ -00330dd0 00000017 R_ARM_RELATIVE │ │ │ │ -00330dd4 00000017 R_ARM_RELATIVE │ │ │ │ -00330ddc 00000017 R_ARM_RELATIVE │ │ │ │ -00330de0 00000017 R_ARM_RELATIVE │ │ │ │ -00330de8 00000017 R_ARM_RELATIVE │ │ │ │ -00330dec 00000017 R_ARM_RELATIVE │ │ │ │ -00330df4 00000017 R_ARM_RELATIVE │ │ │ │ -00330df8 00000017 R_ARM_RELATIVE │ │ │ │ -00330e00 00000017 R_ARM_RELATIVE │ │ │ │ -00330e04 00000017 R_ARM_RELATIVE │ │ │ │ -00330e08 00000017 R_ARM_RELATIVE │ │ │ │ -00330e0c 00000017 R_ARM_RELATIVE │ │ │ │ -00330e10 00000017 R_ARM_RELATIVE │ │ │ │ -00330e18 00000017 R_ARM_RELATIVE │ │ │ │ -00330e1c 00000017 R_ARM_RELATIVE │ │ │ │ -00330e24 00000017 R_ARM_RELATIVE │ │ │ │ -00330e28 00000017 R_ARM_RELATIVE │ │ │ │ -00330e30 00000017 R_ARM_RELATIVE │ │ │ │ -00330e34 00000017 R_ARM_RELATIVE │ │ │ │ -00330e3c 00000017 R_ARM_RELATIVE │ │ │ │ -00330e40 00000017 R_ARM_RELATIVE │ │ │ │ -00330e48 00000017 R_ARM_RELATIVE │ │ │ │ -00330e4c 00000017 R_ARM_RELATIVE │ │ │ │ -00330e54 00000017 R_ARM_RELATIVE │ │ │ │ -00330e58 00000017 R_ARM_RELATIVE │ │ │ │ -00330e60 00000017 R_ARM_RELATIVE │ │ │ │ -00330e64 00000017 R_ARM_RELATIVE │ │ │ │ -00330e6c 00000017 R_ARM_RELATIVE │ │ │ │ -00330e70 00000017 R_ARM_RELATIVE │ │ │ │ -00330e78 00000017 R_ARM_RELATIVE │ │ │ │ -00330e7c 00000017 R_ARM_RELATIVE │ │ │ │ -00330e80 00000017 R_ARM_RELATIVE │ │ │ │ -00330e84 00000017 R_ARM_RELATIVE │ │ │ │ -00330e88 00000017 R_ARM_RELATIVE │ │ │ │ -00330e8c 00000017 R_ARM_RELATIVE │ │ │ │ -00330e90 00000017 R_ARM_RELATIVE │ │ │ │ -00330e94 00000017 R_ARM_RELATIVE │ │ │ │ -00330e98 00000017 R_ARM_RELATIVE │ │ │ │ -00330ebc 00000017 R_ARM_RELATIVE │ │ │ │ -00330ec4 00000017 R_ARM_RELATIVE │ │ │ │ -00330ecc 00000017 R_ARM_RELATIVE │ │ │ │ -00330ed0 00000017 R_ARM_RELATIVE │ │ │ │ -00330ed4 00000017 R_ARM_RELATIVE │ │ │ │ -00330ed8 00000017 R_ARM_RELATIVE │ │ │ │ -00330edc 00000017 R_ARM_RELATIVE │ │ │ │ -00330ee0 00000017 R_ARM_RELATIVE │ │ │ │ -00330ee4 00000017 R_ARM_RELATIVE │ │ │ │ -00330ee8 00000017 R_ARM_RELATIVE │ │ │ │ -00330f10 00000017 R_ARM_RELATIVE │ │ │ │ -00330f18 00000017 R_ARM_RELATIVE │ │ │ │ -00330f1c 00000017 R_ARM_RELATIVE │ │ │ │ -00330f20 00000017 R_ARM_RELATIVE │ │ │ │ -00330f24 00000017 R_ARM_RELATIVE │ │ │ │ -00330f28 00000017 R_ARM_RELATIVE │ │ │ │ -00330f2c 00000017 R_ARM_RELATIVE │ │ │ │ -00330f54 00000017 R_ARM_RELATIVE │ │ │ │ -00330f5c 00000017 R_ARM_RELATIVE │ │ │ │ -00330f64 00000017 R_ARM_RELATIVE │ │ │ │ -00330f68 00000017 R_ARM_RELATIVE │ │ │ │ -00330f6c 00000017 R_ARM_RELATIVE │ │ │ │ -00330f74 00000017 R_ARM_RELATIVE │ │ │ │ -00330f78 00000017 R_ARM_RELATIVE │ │ │ │ -00330f7c 00000017 R_ARM_RELATIVE │ │ │ │ -00330f80 00000017 R_ARM_RELATIVE │ │ │ │ -00330f84 00000017 R_ARM_RELATIVE │ │ │ │ -00330f88 00000017 R_ARM_RELATIVE │ │ │ │ -00330f8c 00000017 R_ARM_RELATIVE │ │ │ │ -00330f90 00000017 R_ARM_RELATIVE │ │ │ │ -00330f94 00000017 R_ARM_RELATIVE │ │ │ │ -00330fc0 00000017 R_ARM_RELATIVE │ │ │ │ -00330fc4 00000017 R_ARM_RELATIVE │ │ │ │ -00330fc8 00000017 R_ARM_RELATIVE │ │ │ │ -00330fcc 00000017 R_ARM_RELATIVE │ │ │ │ -00330fd0 00000017 R_ARM_RELATIVE │ │ │ │ -00330fd4 00000017 R_ARM_RELATIVE │ │ │ │ -00330ffc 00000017 R_ARM_RELATIVE │ │ │ │ -00331004 00000017 R_ARM_RELATIVE │ │ │ │ -00331008 00000017 R_ARM_RELATIVE │ │ │ │ -0033100c 00000017 R_ARM_RELATIVE │ │ │ │ -00331010 00000017 R_ARM_RELATIVE │ │ │ │ -00331014 00000017 R_ARM_RELATIVE │ │ │ │ -00331018 00000017 R_ARM_RELATIVE │ │ │ │ -0033101c 00000017 R_ARM_RELATIVE │ │ │ │ -00331020 00000017 R_ARM_RELATIVE │ │ │ │ -00331024 00000017 R_ARM_RELATIVE │ │ │ │ -00331028 00000017 R_ARM_RELATIVE │ │ │ │ -0033102c 00000017 R_ARM_RELATIVE │ │ │ │ -00331030 00000017 R_ARM_RELATIVE │ │ │ │ -00331034 00000017 R_ARM_RELATIVE │ │ │ │ -0033103c 00000017 R_ARM_RELATIVE │ │ │ │ -00331040 00000017 R_ARM_RELATIVE │ │ │ │ -00331044 00000017 R_ARM_RELATIVE │ │ │ │ -00331048 00000017 R_ARM_RELATIVE │ │ │ │ -0033104c 00000017 R_ARM_RELATIVE │ │ │ │ -00331050 00000017 R_ARM_RELATIVE │ │ │ │ -00331054 00000017 R_ARM_RELATIVE │ │ │ │ -00331058 00000017 R_ARM_RELATIVE │ │ │ │ -0033105c 00000017 R_ARM_RELATIVE │ │ │ │ -00331060 00000017 R_ARM_RELATIVE │ │ │ │ -00331064 00000017 R_ARM_RELATIVE │ │ │ │ -00331068 00000017 R_ARM_RELATIVE │ │ │ │ -0033106c 00000017 R_ARM_RELATIVE │ │ │ │ -00331070 00000017 R_ARM_RELATIVE │ │ │ │ -00331074 00000017 R_ARM_RELATIVE │ │ │ │ -0033107c 00000017 R_ARM_RELATIVE │ │ │ │ -00331080 00000017 R_ARM_RELATIVE │ │ │ │ -00331084 00000017 R_ARM_RELATIVE │ │ │ │ -00331088 00000017 R_ARM_RELATIVE │ │ │ │ -0033108c 00000017 R_ARM_RELATIVE │ │ │ │ -00331094 00000017 R_ARM_RELATIVE │ │ │ │ -00331098 00000017 R_ARM_RELATIVE │ │ │ │ -0033109c 00000017 R_ARM_RELATIVE │ │ │ │ -003310a0 00000017 R_ARM_RELATIVE │ │ │ │ -003310a4 00000017 R_ARM_RELATIVE │ │ │ │ -003310a8 00000017 R_ARM_RELATIVE │ │ │ │ -003310ac 00000017 R_ARM_RELATIVE │ │ │ │ -003310b0 00000017 R_ARM_RELATIVE │ │ │ │ -003310b4 00000017 R_ARM_RELATIVE │ │ │ │ -003310b8 00000017 R_ARM_RELATIVE │ │ │ │ -003310bc 00000017 R_ARM_RELATIVE │ │ │ │ -003310c0 00000017 R_ARM_RELATIVE │ │ │ │ -003310c4 00000017 R_ARM_RELATIVE │ │ │ │ -003310cc 00000017 R_ARM_RELATIVE │ │ │ │ -003310d4 00000017 R_ARM_RELATIVE │ │ │ │ -003310dc 00000017 R_ARM_RELATIVE │ │ │ │ -003310e4 00000017 R_ARM_RELATIVE │ │ │ │ -003310ec 00000017 R_ARM_RELATIVE │ │ │ │ -003310fc 00000017 R_ARM_RELATIVE │ │ │ │ -00331100 00000017 R_ARM_RELATIVE │ │ │ │ -00331104 00000017 R_ARM_RELATIVE │ │ │ │ -00331108 00000017 R_ARM_RELATIVE │ │ │ │ -0033110c 00000017 R_ARM_RELATIVE │ │ │ │ -00331110 00000017 R_ARM_RELATIVE │ │ │ │ -00331114 00000017 R_ARM_RELATIVE │ │ │ │ -00331118 00000017 R_ARM_RELATIVE │ │ │ │ -0033111c 00000017 R_ARM_RELATIVE │ │ │ │ -00331120 00000017 R_ARM_RELATIVE │ │ │ │ -00331124 00000017 R_ARM_RELATIVE │ │ │ │ -00331128 00000017 R_ARM_RELATIVE │ │ │ │ -0033112c 00000017 R_ARM_RELATIVE │ │ │ │ -00331130 00000017 R_ARM_RELATIVE │ │ │ │ -00331134 00000017 R_ARM_RELATIVE │ │ │ │ -00331138 00000017 R_ARM_RELATIVE │ │ │ │ -0033113c 00000017 R_ARM_RELATIVE │ │ │ │ -00331140 00000017 R_ARM_RELATIVE │ │ │ │ -00331144 00000017 R_ARM_RELATIVE │ │ │ │ -00331148 00000017 R_ARM_RELATIVE │ │ │ │ -0033114c 00000017 R_ARM_RELATIVE │ │ │ │ -00331150 00000017 R_ARM_RELATIVE │ │ │ │ -00331154 00000017 R_ARM_RELATIVE │ │ │ │ -00331158 00000017 R_ARM_RELATIVE │ │ │ │ -0033115c 00000017 R_ARM_RELATIVE │ │ │ │ -00331160 00000017 R_ARM_RELATIVE │ │ │ │ -00331164 00000017 R_ARM_RELATIVE │ │ │ │ -00331168 00000017 R_ARM_RELATIVE │ │ │ │ -0033116c 00000017 R_ARM_RELATIVE │ │ │ │ -00331170 00000017 R_ARM_RELATIVE │ │ │ │ -00331178 00000017 R_ARM_RELATIVE │ │ │ │ -0033117c 00000017 R_ARM_RELATIVE │ │ │ │ -00331180 00000017 R_ARM_RELATIVE │ │ │ │ -00331184 00000017 R_ARM_RELATIVE │ │ │ │ -0033118c 00000017 R_ARM_RELATIVE │ │ │ │ -00331190 00000017 R_ARM_RELATIVE │ │ │ │ -00331194 00000017 R_ARM_RELATIVE │ │ │ │ -00331198 00000017 R_ARM_RELATIVE │ │ │ │ -0033119c 00000017 R_ARM_RELATIVE │ │ │ │ -003311a4 00000017 R_ARM_RELATIVE │ │ │ │ -003311a8 00000017 R_ARM_RELATIVE │ │ │ │ -003311ac 00000017 R_ARM_RELATIVE │ │ │ │ -003311b0 00000017 R_ARM_RELATIVE │ │ │ │ -003311b4 00000017 R_ARM_RELATIVE │ │ │ │ -003311bc 00000017 R_ARM_RELATIVE │ │ │ │ -003311c0 00000017 R_ARM_RELATIVE │ │ │ │ -003311c4 00000017 R_ARM_RELATIVE │ │ │ │ -003311c8 00000017 R_ARM_RELATIVE │ │ │ │ -003311cc 00000017 R_ARM_RELATIVE │ │ │ │ -003311d4 00000017 R_ARM_RELATIVE │ │ │ │ -003311d8 00000017 R_ARM_RELATIVE │ │ │ │ -003311dc 00000017 R_ARM_RELATIVE │ │ │ │ -003311e0 00000017 R_ARM_RELATIVE │ │ │ │ -003311e4 00000017 R_ARM_RELATIVE │ │ │ │ -003311ec 00000017 R_ARM_RELATIVE │ │ │ │ -003311f0 00000017 R_ARM_RELATIVE │ │ │ │ -003311f4 00000017 R_ARM_RELATIVE │ │ │ │ -003311f8 00000017 R_ARM_RELATIVE │ │ │ │ -003311fc 00000017 R_ARM_RELATIVE │ │ │ │ -00331200 00000017 R_ARM_RELATIVE │ │ │ │ -00331204 00000017 R_ARM_RELATIVE │ │ │ │ -00331208 00000017 R_ARM_RELATIVE │ │ │ │ -0033120c 00000017 R_ARM_RELATIVE │ │ │ │ -00331210 00000017 R_ARM_RELATIVE │ │ │ │ -00331214 00000017 R_ARM_RELATIVE │ │ │ │ -00331218 00000017 R_ARM_RELATIVE │ │ │ │ -0033121c 00000017 R_ARM_RELATIVE │ │ │ │ -00331220 00000017 R_ARM_RELATIVE │ │ │ │ -00331224 00000017 R_ARM_RELATIVE │ │ │ │ -00331228 00000017 R_ARM_RELATIVE │ │ │ │ -0033122c 00000017 R_ARM_RELATIVE │ │ │ │ -00331230 00000017 R_ARM_RELATIVE │ │ │ │ -00331234 00000017 R_ARM_RELATIVE │ │ │ │ -00331238 00000017 R_ARM_RELATIVE │ │ │ │ -00331240 00000017 R_ARM_RELATIVE │ │ │ │ -00331244 00000017 R_ARM_RELATIVE │ │ │ │ -00331248 00000017 R_ARM_RELATIVE │ │ │ │ -0033124c 00000017 R_ARM_RELATIVE │ │ │ │ -00331250 00000017 R_ARM_RELATIVE │ │ │ │ -0033125c 00000017 R_ARM_RELATIVE │ │ │ │ -00331260 00000017 R_ARM_RELATIVE │ │ │ │ -00331264 00000017 R_ARM_RELATIVE │ │ │ │ -00331268 00000017 R_ARM_RELATIVE │ │ │ │ -0033126c 00000017 R_ARM_RELATIVE │ │ │ │ -00331270 00000017 R_ARM_RELATIVE │ │ │ │ -00331274 00000017 R_ARM_RELATIVE │ │ │ │ -00331278 00000017 R_ARM_RELATIVE │ │ │ │ -0033127c 00000017 R_ARM_RELATIVE │ │ │ │ -00331280 00000017 R_ARM_RELATIVE │ │ │ │ -00331284 00000017 R_ARM_RELATIVE │ │ │ │ -00331290 00000017 R_ARM_RELATIVE │ │ │ │ -00331294 00000017 R_ARM_RELATIVE │ │ │ │ -00331298 00000017 R_ARM_RELATIVE │ │ │ │ -0033129c 00000017 R_ARM_RELATIVE │ │ │ │ -003312a0 00000017 R_ARM_RELATIVE │ │ │ │ -003312a4 00000017 R_ARM_RELATIVE │ │ │ │ -003312a8 00000017 R_ARM_RELATIVE │ │ │ │ -003312ac 00000017 R_ARM_RELATIVE │ │ │ │ -003312b0 00000017 R_ARM_RELATIVE │ │ │ │ -003312b4 00000017 R_ARM_RELATIVE │ │ │ │ -003312b8 00000017 R_ARM_RELATIVE │ │ │ │ -003312bc 00000017 R_ARM_RELATIVE │ │ │ │ -003312c0 00000017 R_ARM_RELATIVE │ │ │ │ -003312c4 00000017 R_ARM_RELATIVE │ │ │ │ -003312c8 00000017 R_ARM_RELATIVE │ │ │ │ -003312cc 00000017 R_ARM_RELATIVE │ │ │ │ -003312d0 00000017 R_ARM_RELATIVE │ │ │ │ -003312ec 00000017 R_ARM_RELATIVE │ │ │ │ -003312f4 00000017 R_ARM_RELATIVE │ │ │ │ -003312f8 00000017 R_ARM_RELATIVE │ │ │ │ -003312fc 00000017 R_ARM_RELATIVE │ │ │ │ -00331300 00000017 R_ARM_RELATIVE │ │ │ │ -00331304 00000017 R_ARM_RELATIVE │ │ │ │ -00331308 00000017 R_ARM_RELATIVE │ │ │ │ -0033130c 00000017 R_ARM_RELATIVE │ │ │ │ -00331310 00000017 R_ARM_RELATIVE │ │ │ │ -00331338 00000017 R_ARM_RELATIVE │ │ │ │ -00331340 00000017 R_ARM_RELATIVE │ │ │ │ -00331344 00000017 R_ARM_RELATIVE │ │ │ │ -00331370 00000017 R_ARM_RELATIVE │ │ │ │ -00331374 00000017 R_ARM_RELATIVE │ │ │ │ -00331378 00000017 R_ARM_RELATIVE │ │ │ │ -0033137c 00000017 R_ARM_RELATIVE │ │ │ │ -00331380 00000017 R_ARM_RELATIVE │ │ │ │ -0033138c 00000017 R_ARM_RELATIVE │ │ │ │ -00331390 00000017 R_ARM_RELATIVE │ │ │ │ -00331394 00000017 R_ARM_RELATIVE │ │ │ │ -00331398 00000017 R_ARM_RELATIVE │ │ │ │ -003313a4 00000017 R_ARM_RELATIVE │ │ │ │ -003313a8 00000017 R_ARM_RELATIVE │ │ │ │ -003313ac 00000017 R_ARM_RELATIVE │ │ │ │ -003313b0 00000017 R_ARM_RELATIVE │ │ │ │ -003313b4 00000017 R_ARM_RELATIVE │ │ │ │ -003313bc 00000017 R_ARM_RELATIVE │ │ │ │ -003313c0 00000017 R_ARM_RELATIVE │ │ │ │ -003313c4 00000017 R_ARM_RELATIVE │ │ │ │ -003313c8 00000017 R_ARM_RELATIVE │ │ │ │ -003313d0 00000017 R_ARM_RELATIVE │ │ │ │ -003313d4 00000017 R_ARM_RELATIVE │ │ │ │ -003313d8 00000017 R_ARM_RELATIVE │ │ │ │ -003313dc 00000017 R_ARM_RELATIVE │ │ │ │ -003313e0 00000017 R_ARM_RELATIVE │ │ │ │ -003313e4 00000017 R_ARM_RELATIVE │ │ │ │ -003313e8 00000017 R_ARM_RELATIVE │ │ │ │ -003313ec 00000017 R_ARM_RELATIVE │ │ │ │ -003313f0 00000017 R_ARM_RELATIVE │ │ │ │ -003313f4 00000017 R_ARM_RELATIVE │ │ │ │ -003313f8 00000017 R_ARM_RELATIVE │ │ │ │ -003313fc 00000017 R_ARM_RELATIVE │ │ │ │ -00331400 00000017 R_ARM_RELATIVE │ │ │ │ -00331404 00000017 R_ARM_RELATIVE │ │ │ │ -00331408 00000017 R_ARM_RELATIVE │ │ │ │ -00331410 00000017 R_ARM_RELATIVE │ │ │ │ -00331414 00000017 R_ARM_RELATIVE │ │ │ │ -00331418 00000017 R_ARM_RELATIVE │ │ │ │ -0033141c 00000017 R_ARM_RELATIVE │ │ │ │ -00331420 00000017 R_ARM_RELATIVE │ │ │ │ -00331424 00000017 R_ARM_RELATIVE │ │ │ │ -00331428 00000017 R_ARM_RELATIVE │ │ │ │ -0033142c 00000017 R_ARM_RELATIVE │ │ │ │ -00331430 00000017 R_ARM_RELATIVE │ │ │ │ -00331434 00000017 R_ARM_RELATIVE │ │ │ │ -00331438 00000017 R_ARM_RELATIVE │ │ │ │ -0033143c 00000017 R_ARM_RELATIVE │ │ │ │ -00331440 00000017 R_ARM_RELATIVE │ │ │ │ -00331444 00000017 R_ARM_RELATIVE │ │ │ │ -00331448 00000017 R_ARM_RELATIVE │ │ │ │ -0033144c 00000017 R_ARM_RELATIVE │ │ │ │ -00331450 00000017 R_ARM_RELATIVE │ │ │ │ -00331454 00000017 R_ARM_RELATIVE │ │ │ │ -00331458 00000017 R_ARM_RELATIVE │ │ │ │ -00331460 00000017 R_ARM_RELATIVE │ │ │ │ -00331464 00000017 R_ARM_RELATIVE │ │ │ │ -00331468 00000017 R_ARM_RELATIVE │ │ │ │ -0033146c 00000017 R_ARM_RELATIVE │ │ │ │ -00331470 00000017 R_ARM_RELATIVE │ │ │ │ -00331474 00000017 R_ARM_RELATIVE │ │ │ │ -00331478 00000017 R_ARM_RELATIVE │ │ │ │ -0033147c 00000017 R_ARM_RELATIVE │ │ │ │ -00331480 00000017 R_ARM_RELATIVE │ │ │ │ -00331484 00000017 R_ARM_RELATIVE │ │ │ │ -00331488 00000017 R_ARM_RELATIVE │ │ │ │ -0033148c 00000017 R_ARM_RELATIVE │ │ │ │ -00331490 00000017 R_ARM_RELATIVE │ │ │ │ -00331494 00000017 R_ARM_RELATIVE │ │ │ │ -00331498 00000017 R_ARM_RELATIVE │ │ │ │ -0033149c 00000017 R_ARM_RELATIVE │ │ │ │ -003314a0 00000017 R_ARM_RELATIVE │ │ │ │ -003314a4 00000017 R_ARM_RELATIVE │ │ │ │ -003314a8 00000017 R_ARM_RELATIVE │ │ │ │ -003314ac 00000017 R_ARM_RELATIVE │ │ │ │ -003314b0 00000017 R_ARM_RELATIVE │ │ │ │ -003314b4 00000017 R_ARM_RELATIVE │ │ │ │ -003314b8 00000017 R_ARM_RELATIVE │ │ │ │ -003314bc 00000017 R_ARM_RELATIVE │ │ │ │ -003314c0 00000017 R_ARM_RELATIVE │ │ │ │ -003314c4 00000017 R_ARM_RELATIVE │ │ │ │ -003314c8 00000017 R_ARM_RELATIVE │ │ │ │ -003314cc 00000017 R_ARM_RELATIVE │ │ │ │ -003314d0 00000017 R_ARM_RELATIVE │ │ │ │ -003314d8 00000017 R_ARM_RELATIVE │ │ │ │ -003314e0 00000017 R_ARM_RELATIVE │ │ │ │ -003314e8 00000017 R_ARM_RELATIVE │ │ │ │ -003314f0 00000017 R_ARM_RELATIVE │ │ │ │ -003314f8 00000017 R_ARM_RELATIVE │ │ │ │ -00331500 00000017 R_ARM_RELATIVE │ │ │ │ -00331508 00000017 R_ARM_RELATIVE │ │ │ │ -00331510 00000017 R_ARM_RELATIVE │ │ │ │ -00331518 00000017 R_ARM_RELATIVE │ │ │ │ -00331520 00000017 R_ARM_RELATIVE │ │ │ │ -00331528 00000017 R_ARM_RELATIVE │ │ │ │ -00331530 00000017 R_ARM_RELATIVE │ │ │ │ -00331538 00000017 R_ARM_RELATIVE │ │ │ │ -00331540 00000017 R_ARM_RELATIVE │ │ │ │ -00331548 00000017 R_ARM_RELATIVE │ │ │ │ -00331550 00000017 R_ARM_RELATIVE │ │ │ │ -00331558 00000017 R_ARM_RELATIVE │ │ │ │ -00331560 00000017 R_ARM_RELATIVE │ │ │ │ -00331568 00000017 R_ARM_RELATIVE │ │ │ │ -00331570 00000017 R_ARM_RELATIVE │ │ │ │ -00331578 00000017 R_ARM_RELATIVE │ │ │ │ -0033157c 00000017 R_ARM_RELATIVE │ │ │ │ -00331580 00000017 R_ARM_RELATIVE │ │ │ │ -00331584 00000017 R_ARM_RELATIVE │ │ │ │ -00331588 00000017 R_ARM_RELATIVE │ │ │ │ -0033158c 00000017 R_ARM_RELATIVE │ │ │ │ -00331590 00000017 R_ARM_RELATIVE │ │ │ │ -003315b4 00000017 R_ARM_RELATIVE │ │ │ │ -003315bc 00000017 R_ARM_RELATIVE │ │ │ │ -003315c4 00000017 R_ARM_RELATIVE │ │ │ │ -003315c8 00000017 R_ARM_RELATIVE │ │ │ │ -003315cc 00000017 R_ARM_RELATIVE │ │ │ │ -003315d0 00000017 R_ARM_RELATIVE │ │ │ │ -003315d4 00000017 R_ARM_RELATIVE │ │ │ │ -003315d8 00000017 R_ARM_RELATIVE │ │ │ │ -003315e0 00000017 R_ARM_RELATIVE │ │ │ │ -003315e4 00000017 R_ARM_RELATIVE │ │ │ │ -003315e8 00000017 R_ARM_RELATIVE │ │ │ │ -003315ec 00000017 R_ARM_RELATIVE │ │ │ │ -003315f0 00000017 R_ARM_RELATIVE │ │ │ │ -003315f4 00000017 R_ARM_RELATIVE │ │ │ │ -003315f8 00000017 R_ARM_RELATIVE │ │ │ │ -003315fc 00000017 R_ARM_RELATIVE │ │ │ │ -00331600 00000017 R_ARM_RELATIVE │ │ │ │ -00331604 00000017 R_ARM_RELATIVE │ │ │ │ -00331608 00000017 R_ARM_RELATIVE │ │ │ │ -0033160c 00000017 R_ARM_RELATIVE │ │ │ │ -00331610 00000017 R_ARM_RELATIVE │ │ │ │ -00331614 00000017 R_ARM_RELATIVE │ │ │ │ -00331618 00000017 R_ARM_RELATIVE │ │ │ │ -0033161c 00000017 R_ARM_RELATIVE │ │ │ │ -00331620 00000017 R_ARM_RELATIVE │ │ │ │ -00331624 00000017 R_ARM_RELATIVE │ │ │ │ -00331628 00000017 R_ARM_RELATIVE │ │ │ │ -0033162c 00000017 R_ARM_RELATIVE │ │ │ │ -00331630 00000017 R_ARM_RELATIVE │ │ │ │ -00331634 00000017 R_ARM_RELATIVE │ │ │ │ -00331638 00000017 R_ARM_RELATIVE │ │ │ │ -0033163c 00000017 R_ARM_RELATIVE │ │ │ │ -00331640 00000017 R_ARM_RELATIVE │ │ │ │ -00331644 00000017 R_ARM_RELATIVE │ │ │ │ -00331648 00000017 R_ARM_RELATIVE │ │ │ │ -0033164c 00000017 R_ARM_RELATIVE │ │ │ │ -00331650 00000017 R_ARM_RELATIVE │ │ │ │ -00331654 00000017 R_ARM_RELATIVE │ │ │ │ -00331658 00000017 R_ARM_RELATIVE │ │ │ │ -0033165c 00000017 R_ARM_RELATIVE │ │ │ │ -00331660 00000017 R_ARM_RELATIVE │ │ │ │ -00331664 00000017 R_ARM_RELATIVE │ │ │ │ -00331668 00000017 R_ARM_RELATIVE │ │ │ │ -0033166c 00000017 R_ARM_RELATIVE │ │ │ │ -00331670 00000017 R_ARM_RELATIVE │ │ │ │ -00331674 00000017 R_ARM_RELATIVE │ │ │ │ -00331680 00000017 R_ARM_RELATIVE │ │ │ │ -00331684 00000017 R_ARM_RELATIVE │ │ │ │ -00331688 00000017 R_ARM_RELATIVE │ │ │ │ -0033168c 00000017 R_ARM_RELATIVE │ │ │ │ -00331690 00000017 R_ARM_RELATIVE │ │ │ │ -00331694 00000017 R_ARM_RELATIVE │ │ │ │ -00331698 00000017 R_ARM_RELATIVE │ │ │ │ -0033169c 00000017 R_ARM_RELATIVE │ │ │ │ -003316a0 00000017 R_ARM_RELATIVE │ │ │ │ -003316a4 00000017 R_ARM_RELATIVE │ │ │ │ -003316a8 00000017 R_ARM_RELATIVE │ │ │ │ -003316ac 00000017 R_ARM_RELATIVE │ │ │ │ -003316b0 00000017 R_ARM_RELATIVE │ │ │ │ -003316b4 00000017 R_ARM_RELATIVE │ │ │ │ -003316b8 00000017 R_ARM_RELATIVE │ │ │ │ -003316bc 00000017 R_ARM_RELATIVE │ │ │ │ -003316c0 00000017 R_ARM_RELATIVE │ │ │ │ -003316c4 00000017 R_ARM_RELATIVE │ │ │ │ -003316c8 00000017 R_ARM_RELATIVE │ │ │ │ -003316cc 00000017 R_ARM_RELATIVE │ │ │ │ -003316d0 00000017 R_ARM_RELATIVE │ │ │ │ -003316d4 00000017 R_ARM_RELATIVE │ │ │ │ -003316d8 00000017 R_ARM_RELATIVE │ │ │ │ -003316dc 00000017 R_ARM_RELATIVE │ │ │ │ -003316e0 00000017 R_ARM_RELATIVE │ │ │ │ -003316e4 00000017 R_ARM_RELATIVE │ │ │ │ -003316e8 00000017 R_ARM_RELATIVE │ │ │ │ -003316ec 00000017 R_ARM_RELATIVE │ │ │ │ -003316f4 00000017 R_ARM_RELATIVE │ │ │ │ -003316f8 00000017 R_ARM_RELATIVE │ │ │ │ -003316fc 00000017 R_ARM_RELATIVE │ │ │ │ -00331700 00000017 R_ARM_RELATIVE │ │ │ │ -00331704 00000017 R_ARM_RELATIVE │ │ │ │ -00331708 00000017 R_ARM_RELATIVE │ │ │ │ -0033170c 00000017 R_ARM_RELATIVE │ │ │ │ -00331710 00000017 R_ARM_RELATIVE │ │ │ │ -00331738 00000017 R_ARM_RELATIVE │ │ │ │ -00331740 00000017 R_ARM_RELATIVE │ │ │ │ -00331744 00000017 R_ARM_RELATIVE │ │ │ │ -00331748 00000017 R_ARM_RELATIVE │ │ │ │ -0033174c 00000017 R_ARM_RELATIVE │ │ │ │ -00331750 00000017 R_ARM_RELATIVE │ │ │ │ -00331754 00000017 R_ARM_RELATIVE │ │ │ │ -00331758 00000017 R_ARM_RELATIVE │ │ │ │ -0033175c 00000017 R_ARM_RELATIVE │ │ │ │ -00331760 00000017 R_ARM_RELATIVE │ │ │ │ -00331764 00000017 R_ARM_RELATIVE │ │ │ │ -00331768 00000017 R_ARM_RELATIVE │ │ │ │ -0033176c 00000017 R_ARM_RELATIVE │ │ │ │ -00331770 00000017 R_ARM_RELATIVE │ │ │ │ -00331774 00000017 R_ARM_RELATIVE │ │ │ │ -00331778 00000017 R_ARM_RELATIVE │ │ │ │ -00331784 00000017 R_ARM_RELATIVE │ │ │ │ -00331788 00000017 R_ARM_RELATIVE │ │ │ │ -0033178c 00000017 R_ARM_RELATIVE │ │ │ │ -00331790 00000017 R_ARM_RELATIVE │ │ │ │ -00331794 00000017 R_ARM_RELATIVE │ │ │ │ -00331798 00000017 R_ARM_RELATIVE │ │ │ │ -0033179c 00000017 R_ARM_RELATIVE │ │ │ │ -003317a0 00000017 R_ARM_RELATIVE │ │ │ │ -003317a4 00000017 R_ARM_RELATIVE │ │ │ │ -003317a8 00000017 R_ARM_RELATIVE │ │ │ │ -003317ac 00000017 R_ARM_RELATIVE │ │ │ │ -003317b0 00000017 R_ARM_RELATIVE │ │ │ │ -003317b4 00000017 R_ARM_RELATIVE │ │ │ │ -003317b8 00000017 R_ARM_RELATIVE │ │ │ │ -003317bc 00000017 R_ARM_RELATIVE │ │ │ │ -003317c0 00000017 R_ARM_RELATIVE │ │ │ │ -003317c4 00000017 R_ARM_RELATIVE │ │ │ │ -003317c8 00000017 R_ARM_RELATIVE │ │ │ │ -003317cc 00000017 R_ARM_RELATIVE │ │ │ │ -003317d0 00000017 R_ARM_RELATIVE │ │ │ │ -003317d4 00000017 R_ARM_RELATIVE │ │ │ │ -003317d8 00000017 R_ARM_RELATIVE │ │ │ │ -003317dc 00000017 R_ARM_RELATIVE │ │ │ │ -003317e0 00000017 R_ARM_RELATIVE │ │ │ │ -003317e4 00000017 R_ARM_RELATIVE │ │ │ │ -003317e8 00000017 R_ARM_RELATIVE │ │ │ │ -003317ec 00000017 R_ARM_RELATIVE │ │ │ │ -003317f0 00000017 R_ARM_RELATIVE │ │ │ │ -003317f4 00000017 R_ARM_RELATIVE │ │ │ │ -003317f8 00000017 R_ARM_RELATIVE │ │ │ │ -003317fc 00000017 R_ARM_RELATIVE │ │ │ │ -00331800 00000017 R_ARM_RELATIVE │ │ │ │ -00331804 00000017 R_ARM_RELATIVE │ │ │ │ -00331808 00000017 R_ARM_RELATIVE │ │ │ │ -0033180c 00000017 R_ARM_RELATIVE │ │ │ │ -00331810 00000017 R_ARM_RELATIVE │ │ │ │ -00331840 00000017 R_ARM_RELATIVE │ │ │ │ -00331844 00000017 R_ARM_RELATIVE │ │ │ │ -00331848 00000017 R_ARM_RELATIVE │ │ │ │ -0033184c 00000017 R_ARM_RELATIVE │ │ │ │ -00331850 00000017 R_ARM_RELATIVE │ │ │ │ -00331854 00000017 R_ARM_RELATIVE │ │ │ │ -00331858 00000017 R_ARM_RELATIVE │ │ │ │ -0033185c 00000017 R_ARM_RELATIVE │ │ │ │ -00331860 00000017 R_ARM_RELATIVE │ │ │ │ -00331864 00000017 R_ARM_RELATIVE │ │ │ │ -00331868 00000017 R_ARM_RELATIVE │ │ │ │ -0033186c 00000017 R_ARM_RELATIVE │ │ │ │ -00331870 00000017 R_ARM_RELATIVE │ │ │ │ -00331874 00000017 R_ARM_RELATIVE │ │ │ │ -00331878 00000017 R_ARM_RELATIVE │ │ │ │ -0033187c 00000017 R_ARM_RELATIVE │ │ │ │ -00331880 00000017 R_ARM_RELATIVE │ │ │ │ -00331884 00000017 R_ARM_RELATIVE │ │ │ │ -00331888 00000017 R_ARM_RELATIVE │ │ │ │ -0033188c 00000017 R_ARM_RELATIVE │ │ │ │ -00331890 00000017 R_ARM_RELATIVE │ │ │ │ -00331894 00000017 R_ARM_RELATIVE │ │ │ │ -00331898 00000017 R_ARM_RELATIVE │ │ │ │ -0033189c 00000017 R_ARM_RELATIVE │ │ │ │ -003318a0 00000017 R_ARM_RELATIVE │ │ │ │ -003318a4 00000017 R_ARM_RELATIVE │ │ │ │ -003318a8 00000017 R_ARM_RELATIVE │ │ │ │ -003318ac 00000017 R_ARM_RELATIVE │ │ │ │ -003318b0 00000017 R_ARM_RELATIVE │ │ │ │ -003318b4 00000017 R_ARM_RELATIVE │ │ │ │ -003318b8 00000017 R_ARM_RELATIVE │ │ │ │ -003318c0 00000017 R_ARM_RELATIVE │ │ │ │ -003318c4 00000017 R_ARM_RELATIVE │ │ │ │ -003318c8 00000017 R_ARM_RELATIVE │ │ │ │ -003318cc 00000017 R_ARM_RELATIVE │ │ │ │ -003318d0 00000017 R_ARM_RELATIVE │ │ │ │ -003318d4 00000017 R_ARM_RELATIVE │ │ │ │ -003318d8 00000017 R_ARM_RELATIVE │ │ │ │ -003318dc 00000017 R_ARM_RELATIVE │ │ │ │ -00331904 00000017 R_ARM_RELATIVE │ │ │ │ -0033190c 00000017 R_ARM_RELATIVE │ │ │ │ -00331910 00000017 R_ARM_RELATIVE │ │ │ │ -00331914 00000017 R_ARM_RELATIVE │ │ │ │ -00331918 00000017 R_ARM_RELATIVE │ │ │ │ -0033191c 00000017 R_ARM_RELATIVE │ │ │ │ -00331920 00000017 R_ARM_RELATIVE │ │ │ │ -00331924 00000017 R_ARM_RELATIVE │ │ │ │ -00331928 00000017 R_ARM_RELATIVE │ │ │ │ -0033192c 00000017 R_ARM_RELATIVE │ │ │ │ -00331930 00000017 R_ARM_RELATIVE │ │ │ │ -00331934 00000017 R_ARM_RELATIVE │ │ │ │ -00331950 00000017 R_ARM_RELATIVE │ │ │ │ -00331954 00000017 R_ARM_RELATIVE │ │ │ │ -00331958 00000017 R_ARM_RELATIVE │ │ │ │ -0033195c 00000017 R_ARM_RELATIVE │ │ │ │ -00331960 00000017 R_ARM_RELATIVE │ │ │ │ -00331964 00000017 R_ARM_RELATIVE │ │ │ │ -00331968 00000017 R_ARM_RELATIVE │ │ │ │ -0033196c 00000017 R_ARM_RELATIVE │ │ │ │ -00331970 00000017 R_ARM_RELATIVE │ │ │ │ -00331974 00000017 R_ARM_RELATIVE │ │ │ │ -00331978 00000017 R_ARM_RELATIVE │ │ │ │ -0033197c 00000017 R_ARM_RELATIVE │ │ │ │ -00331994 00000017 R_ARM_RELATIVE │ │ │ │ -00331998 00000017 R_ARM_RELATIVE │ │ │ │ -0033199c 00000017 R_ARM_RELATIVE │ │ │ │ -003319a0 00000017 R_ARM_RELATIVE │ │ │ │ -003319a4 00000017 R_ARM_RELATIVE │ │ │ │ -003319a8 00000017 R_ARM_RELATIVE │ │ │ │ -003319ac 00000017 R_ARM_RELATIVE │ │ │ │ -003319b0 00000017 R_ARM_RELATIVE │ │ │ │ -003319b4 00000017 R_ARM_RELATIVE │ │ │ │ -003319b8 00000017 R_ARM_RELATIVE │ │ │ │ -003319d8 00000017 R_ARM_RELATIVE │ │ │ │ -003319e0 00000017 R_ARM_RELATIVE │ │ │ │ -003319e8 00000017 R_ARM_RELATIVE │ │ │ │ -003319f0 00000017 R_ARM_RELATIVE │ │ │ │ -003319f8 00000017 R_ARM_RELATIVE │ │ │ │ -00331a00 00000017 R_ARM_RELATIVE │ │ │ │ -00331a08 00000017 R_ARM_RELATIVE │ │ │ │ -00331a10 00000017 R_ARM_RELATIVE │ │ │ │ -00331a18 00000017 R_ARM_RELATIVE │ │ │ │ -00331a20 00000017 R_ARM_RELATIVE │ │ │ │ -00331a28 00000017 R_ARM_RELATIVE │ │ │ │ -00331a30 00000017 R_ARM_RELATIVE │ │ │ │ -00331a38 00000017 R_ARM_RELATIVE │ │ │ │ -00331a40 00000017 R_ARM_RELATIVE │ │ │ │ -00331a48 00000017 R_ARM_RELATIVE │ │ │ │ -00331a50 00000017 R_ARM_RELATIVE │ │ │ │ -00331a58 00000017 R_ARM_RELATIVE │ │ │ │ -00331a60 00000017 R_ARM_RELATIVE │ │ │ │ -00331a68 00000017 R_ARM_RELATIVE │ │ │ │ -00331a70 00000017 R_ARM_RELATIVE │ │ │ │ -00331a78 00000017 R_ARM_RELATIVE │ │ │ │ -00331a80 00000017 R_ARM_RELATIVE │ │ │ │ -00331a88 00000017 R_ARM_RELATIVE │ │ │ │ -00331a90 00000017 R_ARM_RELATIVE │ │ │ │ -00331a98 00000017 R_ARM_RELATIVE │ │ │ │ -00331aa0 00000017 R_ARM_RELATIVE │ │ │ │ -00331aa8 00000017 R_ARM_RELATIVE │ │ │ │ -00331ab0 00000017 R_ARM_RELATIVE │ │ │ │ -00331ab8 00000017 R_ARM_RELATIVE │ │ │ │ -00331ac0 00000017 R_ARM_RELATIVE │ │ │ │ -00331ac8 00000017 R_ARM_RELATIVE │ │ │ │ -00331ad8 00000017 R_ARM_RELATIVE │ │ │ │ -00331adc 00000017 R_ARM_RELATIVE │ │ │ │ -00331ae0 00000017 R_ARM_RELATIVE │ │ │ │ -00331ae4 00000017 R_ARM_RELATIVE │ │ │ │ -00331ae8 00000017 R_ARM_RELATIVE │ │ │ │ -00331aec 00000017 R_ARM_RELATIVE │ │ │ │ -00331b1c 00000017 R_ARM_RELATIVE │ │ │ │ -00331b20 00000017 R_ARM_RELATIVE │ │ │ │ -00331b24 00000017 R_ARM_RELATIVE │ │ │ │ -00331b28 00000017 R_ARM_RELATIVE │ │ │ │ -00331b2c 00000017 R_ARM_RELATIVE │ │ │ │ -00331b30 00000017 R_ARM_RELATIVE │ │ │ │ -00331b60 00000017 R_ARM_RELATIVE │ │ │ │ -00331b64 00000017 R_ARM_RELATIVE │ │ │ │ -00331b68 00000017 R_ARM_RELATIVE │ │ │ │ -00331b6c 00000017 R_ARM_RELATIVE │ │ │ │ -00331b70 00000017 R_ARM_RELATIVE │ │ │ │ -00331b74 00000017 R_ARM_RELATIVE │ │ │ │ -00331ba4 00000017 R_ARM_RELATIVE │ │ │ │ -00331ba8 00000017 R_ARM_RELATIVE │ │ │ │ -00331bac 00000017 R_ARM_RELATIVE │ │ │ │ -00331bb0 00000017 R_ARM_RELATIVE │ │ │ │ -00331bb4 00000017 R_ARM_RELATIVE │ │ │ │ -00331bb8 00000017 R_ARM_RELATIVE │ │ │ │ -00331bbc 00000017 R_ARM_RELATIVE │ │ │ │ -00331bc0 00000017 R_ARM_RELATIVE │ │ │ │ -00331bc4 00000017 R_ARM_RELATIVE │ │ │ │ -00331bc8 00000017 R_ARM_RELATIVE │ │ │ │ -00331bcc 00000017 R_ARM_RELATIVE │ │ │ │ -00331bd0 00000017 R_ARM_RELATIVE │ │ │ │ -00331bd4 00000017 R_ARM_RELATIVE │ │ │ │ -00331bd8 00000017 R_ARM_RELATIVE │ │ │ │ -00331bdc 00000017 R_ARM_RELATIVE │ │ │ │ -00331be4 00000017 R_ARM_RELATIVE │ │ │ │ -00331be8 00000017 R_ARM_RELATIVE │ │ │ │ -00331bec 00000017 R_ARM_RELATIVE │ │ │ │ -00331bf0 00000017 R_ARM_RELATIVE │ │ │ │ -00331bf4 00000017 R_ARM_RELATIVE │ │ │ │ -00331bf8 00000017 R_ARM_RELATIVE │ │ │ │ -00331c28 00000017 R_ARM_RELATIVE │ │ │ │ -00331c30 00000017 R_ARM_RELATIVE │ │ │ │ -00331c34 00000017 R_ARM_RELATIVE │ │ │ │ -00331c38 00000017 R_ARM_RELATIVE │ │ │ │ -00331c3c 00000017 R_ARM_RELATIVE │ │ │ │ -00331c40 00000017 R_ARM_RELATIVE │ │ │ │ -00331c44 00000017 R_ARM_RELATIVE │ │ │ │ -00331c48 00000017 R_ARM_RELATIVE │ │ │ │ -00331c4c 00000017 R_ARM_RELATIVE │ │ │ │ -00331c50 00000017 R_ARM_RELATIVE │ │ │ │ -00331c54 00000017 R_ARM_RELATIVE │ │ │ │ -00331c58 00000017 R_ARM_RELATIVE │ │ │ │ -00331c5c 00000017 R_ARM_RELATIVE │ │ │ │ -00331c60 00000017 R_ARM_RELATIVE │ │ │ │ -00331c64 00000017 R_ARM_RELATIVE │ │ │ │ -00331c68 00000017 R_ARM_RELATIVE │ │ │ │ -00331c90 00000017 R_ARM_RELATIVE │ │ │ │ -00331c98 00000017 R_ARM_RELATIVE │ │ │ │ -00331c9c 00000017 R_ARM_RELATIVE │ │ │ │ -00331ca0 00000017 R_ARM_RELATIVE │ │ │ │ -00331ca4 00000017 R_ARM_RELATIVE │ │ │ │ -00331ca8 00000017 R_ARM_RELATIVE │ │ │ │ -00331cac 00000017 R_ARM_RELATIVE │ │ │ │ -00331cb0 00000017 R_ARM_RELATIVE │ │ │ │ -00331cb4 00000017 R_ARM_RELATIVE │ │ │ │ -00331cb8 00000017 R_ARM_RELATIVE │ │ │ │ -00331cbc 00000017 R_ARM_RELATIVE │ │ │ │ -00331cc0 00000017 R_ARM_RELATIVE │ │ │ │ -00331cc4 00000017 R_ARM_RELATIVE │ │ │ │ -00331cc8 00000017 R_ARM_RELATIVE │ │ │ │ -00331ccc 00000017 R_ARM_RELATIVE │ │ │ │ -00331cd0 00000017 R_ARM_RELATIVE │ │ │ │ -00331cd4 00000017 R_ARM_RELATIVE │ │ │ │ -00331cd8 00000017 R_ARM_RELATIVE │ │ │ │ -00331cdc 00000017 R_ARM_RELATIVE │ │ │ │ -00331ce0 00000017 R_ARM_RELATIVE │ │ │ │ -00331ce4 00000017 R_ARM_RELATIVE │ │ │ │ -00331ce8 00000017 R_ARM_RELATIVE │ │ │ │ -00331cec 00000017 R_ARM_RELATIVE │ │ │ │ -00331cf0 00000017 R_ARM_RELATIVE │ │ │ │ -00331cf4 00000017 R_ARM_RELATIVE │ │ │ │ -00331cf8 00000017 R_ARM_RELATIVE │ │ │ │ -00331cfc 00000017 R_ARM_RELATIVE │ │ │ │ -00331d00 00000017 R_ARM_RELATIVE │ │ │ │ -00331d04 00000017 R_ARM_RELATIVE │ │ │ │ -00331d08 00000017 R_ARM_RELATIVE │ │ │ │ -00331d0c 00000017 R_ARM_RELATIVE │ │ │ │ -00331d10 00000017 R_ARM_RELATIVE │ │ │ │ -00331d14 00000017 R_ARM_RELATIVE │ │ │ │ -00331d18 00000017 R_ARM_RELATIVE │ │ │ │ -00331d1c 00000017 R_ARM_RELATIVE │ │ │ │ -00331d24 00000017 R_ARM_RELATIVE │ │ │ │ -00331d28 00000017 R_ARM_RELATIVE │ │ │ │ -00331d30 00000017 R_ARM_RELATIVE │ │ │ │ -00331d34 00000017 R_ARM_RELATIVE │ │ │ │ -00331d3c 00000017 R_ARM_RELATIVE │ │ │ │ -00331d40 00000017 R_ARM_RELATIVE │ │ │ │ -00331d48 00000017 R_ARM_RELATIVE │ │ │ │ -00331d4c 00000017 R_ARM_RELATIVE │ │ │ │ -00331d54 00000017 R_ARM_RELATIVE │ │ │ │ -00331d58 00000017 R_ARM_RELATIVE │ │ │ │ -00331d60 00000017 R_ARM_RELATIVE │ │ │ │ -00331d64 00000017 R_ARM_RELATIVE │ │ │ │ -00331d6c 00000017 R_ARM_RELATIVE │ │ │ │ -00331d70 00000017 R_ARM_RELATIVE │ │ │ │ -00331d78 00000017 R_ARM_RELATIVE │ │ │ │ -00331d7c 00000017 R_ARM_RELATIVE │ │ │ │ -00331d84 00000017 R_ARM_RELATIVE │ │ │ │ -00331d88 00000017 R_ARM_RELATIVE │ │ │ │ -00331d90 00000017 R_ARM_RELATIVE │ │ │ │ -00331d94 00000017 R_ARM_RELATIVE │ │ │ │ -00331d9c 00000017 R_ARM_RELATIVE │ │ │ │ -00331da0 00000017 R_ARM_RELATIVE │ │ │ │ -00331da8 00000017 R_ARM_RELATIVE │ │ │ │ -00331dac 00000017 R_ARM_RELATIVE │ │ │ │ -00331db4 00000017 R_ARM_RELATIVE │ │ │ │ -00331db8 00000017 R_ARM_RELATIVE │ │ │ │ -00331dc0 00000017 R_ARM_RELATIVE │ │ │ │ -00331dc4 00000017 R_ARM_RELATIVE │ │ │ │ -00331dcc 00000017 R_ARM_RELATIVE │ │ │ │ -00331dd0 00000017 R_ARM_RELATIVE │ │ │ │ -00331de4 00000017 R_ARM_RELATIVE │ │ │ │ -00331dec 00000017 R_ARM_RELATIVE │ │ │ │ -00331df0 00000017 R_ARM_RELATIVE │ │ │ │ -00331df4 00000017 R_ARM_RELATIVE │ │ │ │ -00331df8 00000017 R_ARM_RELATIVE │ │ │ │ -00331dfc 00000017 R_ARM_RELATIVE │ │ │ │ -00331e00 00000017 R_ARM_RELATIVE │ │ │ │ -00331e04 00000017 R_ARM_RELATIVE │ │ │ │ -00331e08 00000017 R_ARM_RELATIVE │ │ │ │ -00331e30 00000017 R_ARM_RELATIVE │ │ │ │ -00331e38 00000017 R_ARM_RELATIVE │ │ │ │ -00331e3c 00000017 R_ARM_RELATIVE │ │ │ │ -00331e40 00000017 R_ARM_RELATIVE │ │ │ │ -00331e44 00000017 R_ARM_RELATIVE │ │ │ │ -00331e48 00000017 R_ARM_RELATIVE │ │ │ │ -00331e58 00000017 R_ARM_RELATIVE │ │ │ │ -00331e5c 00000017 R_ARM_RELATIVE │ │ │ │ -00331e60 00000017 R_ARM_RELATIVE │ │ │ │ -00331e6c 00000017 R_ARM_RELATIVE │ │ │ │ -00331e70 00000017 R_ARM_RELATIVE │ │ │ │ -00331e74 00000017 R_ARM_RELATIVE │ │ │ │ -00331e78 00000017 R_ARM_RELATIVE │ │ │ │ -00331e7c 00000017 R_ARM_RELATIVE │ │ │ │ -00331e80 00000017 R_ARM_RELATIVE │ │ │ │ -00331e84 00000017 R_ARM_RELATIVE │ │ │ │ -00331e88 00000017 R_ARM_RELATIVE │ │ │ │ -00331e8c 00000017 R_ARM_RELATIVE │ │ │ │ -00331e90 00000017 R_ARM_RELATIVE │ │ │ │ -00331e94 00000017 R_ARM_RELATIVE │ │ │ │ -00331e98 00000017 R_ARM_RELATIVE │ │ │ │ -00331ea0 00000017 R_ARM_RELATIVE │ │ │ │ -00331ea4 00000017 R_ARM_RELATIVE │ │ │ │ -00331ea8 00000017 R_ARM_RELATIVE │ │ │ │ -00331eac 00000017 R_ARM_RELATIVE │ │ │ │ -00331eb0 00000017 R_ARM_RELATIVE │ │ │ │ -00331eb4 00000017 R_ARM_RELATIVE │ │ │ │ -00331eb8 00000017 R_ARM_RELATIVE │ │ │ │ -00331ebc 00000017 R_ARM_RELATIVE │ │ │ │ -00331ec0 00000017 R_ARM_RELATIVE │ │ │ │ -00331ec4 00000017 R_ARM_RELATIVE │ │ │ │ -00331ec8 00000017 R_ARM_RELATIVE │ │ │ │ -00331ecc 00000017 R_ARM_RELATIVE │ │ │ │ -00331ed0 00000017 R_ARM_RELATIVE │ │ │ │ -00331ed4 00000017 R_ARM_RELATIVE │ │ │ │ -00331edc 00000017 R_ARM_RELATIVE │ │ │ │ -00331ee0 00000017 R_ARM_RELATIVE │ │ │ │ -00331ee4 00000017 R_ARM_RELATIVE │ │ │ │ -00331ee8 00000017 R_ARM_RELATIVE │ │ │ │ -00331eec 00000017 R_ARM_RELATIVE │ │ │ │ -00331ef0 00000017 R_ARM_RELATIVE │ │ │ │ -00331ef4 00000017 R_ARM_RELATIVE │ │ │ │ -00331ef8 00000017 R_ARM_RELATIVE │ │ │ │ -00331f20 00000017 R_ARM_RELATIVE │ │ │ │ -00331f28 00000017 R_ARM_RELATIVE │ │ │ │ -00331f2c 00000017 R_ARM_RELATIVE │ │ │ │ -00331f30 00000017 R_ARM_RELATIVE │ │ │ │ -00331f34 00000017 R_ARM_RELATIVE │ │ │ │ -00331f38 00000017 R_ARM_RELATIVE │ │ │ │ -00331f3c 00000017 R_ARM_RELATIVE │ │ │ │ -00331f40 00000017 R_ARM_RELATIVE │ │ │ │ -00331f44 00000017 R_ARM_RELATIVE │ │ │ │ -00331f48 00000017 R_ARM_RELATIVE │ │ │ │ -00331f4c 00000017 R_ARM_RELATIVE │ │ │ │ -00331f50 00000017 R_ARM_RELATIVE │ │ │ │ -00331f54 00000017 R_ARM_RELATIVE │ │ │ │ -00331f58 00000017 R_ARM_RELATIVE │ │ │ │ -00331f5c 00000017 R_ARM_RELATIVE │ │ │ │ -00331f60 00000017 R_ARM_RELATIVE │ │ │ │ -00331f64 00000017 R_ARM_RELATIVE │ │ │ │ -00331f68 00000017 R_ARM_RELATIVE │ │ │ │ -00331f6c 00000017 R_ARM_RELATIVE │ │ │ │ -00331f70 00000017 R_ARM_RELATIVE │ │ │ │ -00331f74 00000017 R_ARM_RELATIVE │ │ │ │ -00331f78 00000017 R_ARM_RELATIVE │ │ │ │ -00331f7c 00000017 R_ARM_RELATIVE │ │ │ │ -00331f80 00000017 R_ARM_RELATIVE │ │ │ │ -00331f84 00000017 R_ARM_RELATIVE │ │ │ │ -00331f88 00000017 R_ARM_RELATIVE │ │ │ │ -00331f8c 00000017 R_ARM_RELATIVE │ │ │ │ -00331f90 00000017 R_ARM_RELATIVE │ │ │ │ -00331f94 00000017 R_ARM_RELATIVE │ │ │ │ -00331f98 00000017 R_ARM_RELATIVE │ │ │ │ -00331fa4 00000017 R_ARM_RELATIVE │ │ │ │ -00331fa8 00000017 R_ARM_RELATIVE │ │ │ │ -00331fac 00000017 R_ARM_RELATIVE │ │ │ │ -00331fb0 00000017 R_ARM_RELATIVE │ │ │ │ -00331fb4 00000017 R_ARM_RELATIVE │ │ │ │ -00331fc0 00000017 R_ARM_RELATIVE │ │ │ │ -00331fc4 00000017 R_ARM_RELATIVE │ │ │ │ -00331fcc 00000017 R_ARM_RELATIVE │ │ │ │ -00331fd0 00000017 R_ARM_RELATIVE │ │ │ │ -00331fd4 00000017 R_ARM_RELATIVE │ │ │ │ -00331fd8 00000017 R_ARM_RELATIVE │ │ │ │ -00331fdc 00000017 R_ARM_RELATIVE │ │ │ │ -00331fe0 00000017 R_ARM_RELATIVE │ │ │ │ -00331fe4 00000017 R_ARM_RELATIVE │ │ │ │ -00331fe8 00000017 R_ARM_RELATIVE │ │ │ │ -00331fec 00000017 R_ARM_RELATIVE │ │ │ │ -00331ff0 00000017 R_ARM_RELATIVE │ │ │ │ -00331ff4 00000017 R_ARM_RELATIVE │ │ │ │ -00331ff8 00000017 R_ARM_RELATIVE │ │ │ │ -00331ffc 00000017 R_ARM_RELATIVE │ │ │ │ -00332000 00000017 R_ARM_RELATIVE │ │ │ │ -00332004 00000017 R_ARM_RELATIVE │ │ │ │ -00332008 00000017 R_ARM_RELATIVE │ │ │ │ -0033200c 00000017 R_ARM_RELATIVE │ │ │ │ -00332010 00000017 R_ARM_RELATIVE │ │ │ │ -00332014 00000017 R_ARM_RELATIVE │ │ │ │ -00332018 00000017 R_ARM_RELATIVE │ │ │ │ -0033201c 00000017 R_ARM_RELATIVE │ │ │ │ -00332020 00000017 R_ARM_RELATIVE │ │ │ │ -00332024 00000017 R_ARM_RELATIVE │ │ │ │ -00332028 00000017 R_ARM_RELATIVE │ │ │ │ -0033202c 00000017 R_ARM_RELATIVE │ │ │ │ -00332030 00000017 R_ARM_RELATIVE │ │ │ │ -00332050 00000017 R_ARM_RELATIVE │ │ │ │ -00332054 00000017 R_ARM_RELATIVE │ │ │ │ -00332058 00000017 R_ARM_RELATIVE │ │ │ │ -00332078 00000017 R_ARM_RELATIVE │ │ │ │ -0033207c 00000017 R_ARM_RELATIVE │ │ │ │ -00332080 00000017 R_ARM_RELATIVE │ │ │ │ -003320a0 00000017 R_ARM_RELATIVE │ │ │ │ -003320a4 00000017 R_ARM_RELATIVE │ │ │ │ -003320a8 00000017 R_ARM_RELATIVE │ │ │ │ -003320c8 00000017 R_ARM_RELATIVE │ │ │ │ -003320cc 00000017 R_ARM_RELATIVE │ │ │ │ -003320d0 00000017 R_ARM_RELATIVE │ │ │ │ -003320f0 00000017 R_ARM_RELATIVE │ │ │ │ -003320f4 00000017 R_ARM_RELATIVE │ │ │ │ -003320f8 00000017 R_ARM_RELATIVE │ │ │ │ -00332118 00000017 R_ARM_RELATIVE │ │ │ │ -0033211c 00000017 R_ARM_RELATIVE │ │ │ │ -00332120 00000017 R_ARM_RELATIVE │ │ │ │ -00332140 00000017 R_ARM_RELATIVE │ │ │ │ -00332144 00000017 R_ARM_RELATIVE │ │ │ │ -00332148 00000017 R_ARM_RELATIVE │ │ │ │ -00332168 00000017 R_ARM_RELATIVE │ │ │ │ -0033216c 00000017 R_ARM_RELATIVE │ │ │ │ -00332170 00000017 R_ARM_RELATIVE │ │ │ │ -00332190 00000017 R_ARM_RELATIVE │ │ │ │ -00332194 00000017 R_ARM_RELATIVE │ │ │ │ -00332198 00000017 R_ARM_RELATIVE │ │ │ │ -003321b8 00000017 R_ARM_RELATIVE │ │ │ │ -003321bc 00000017 R_ARM_RELATIVE │ │ │ │ -003321c0 00000017 R_ARM_RELATIVE │ │ │ │ -003321e0 00000017 R_ARM_RELATIVE │ │ │ │ -003321e4 00000017 R_ARM_RELATIVE │ │ │ │ -003321e8 00000017 R_ARM_RELATIVE │ │ │ │ -00332208 00000017 R_ARM_RELATIVE │ │ │ │ -0033220c 00000017 R_ARM_RELATIVE │ │ │ │ -00332210 00000017 R_ARM_RELATIVE │ │ │ │ -00332230 00000017 R_ARM_RELATIVE │ │ │ │ -00332234 00000017 R_ARM_RELATIVE │ │ │ │ -00332238 00000017 R_ARM_RELATIVE │ │ │ │ -00332258 00000017 R_ARM_RELATIVE │ │ │ │ -0033225c 00000017 R_ARM_RELATIVE │ │ │ │ -00332260 00000017 R_ARM_RELATIVE │ │ │ │ -00332280 00000017 R_ARM_RELATIVE │ │ │ │ -00332284 00000017 R_ARM_RELATIVE │ │ │ │ -00332288 00000017 R_ARM_RELATIVE │ │ │ │ -003322a8 00000017 R_ARM_RELATIVE │ │ │ │ -003322ac 00000017 R_ARM_RELATIVE │ │ │ │ -003322b0 00000017 R_ARM_RELATIVE │ │ │ │ -003322d0 00000017 R_ARM_RELATIVE │ │ │ │ -003322d4 00000017 R_ARM_RELATIVE │ │ │ │ -003322d8 00000017 R_ARM_RELATIVE │ │ │ │ -003322f8 00000017 R_ARM_RELATIVE │ │ │ │ -003322fc 00000017 R_ARM_RELATIVE │ │ │ │ -00332300 00000017 R_ARM_RELATIVE │ │ │ │ -00332320 00000017 R_ARM_RELATIVE │ │ │ │ -00332324 00000017 R_ARM_RELATIVE │ │ │ │ -00332328 00000017 R_ARM_RELATIVE │ │ │ │ -00332348 00000017 R_ARM_RELATIVE │ │ │ │ -0033234c 00000017 R_ARM_RELATIVE │ │ │ │ -00332350 00000017 R_ARM_RELATIVE │ │ │ │ -00332370 00000017 R_ARM_RELATIVE │ │ │ │ -00332374 00000017 R_ARM_RELATIVE │ │ │ │ -00332378 00000017 R_ARM_RELATIVE │ │ │ │ -00332398 00000017 R_ARM_RELATIVE │ │ │ │ -0033239c 00000017 R_ARM_RELATIVE │ │ │ │ -003323a0 00000017 R_ARM_RELATIVE │ │ │ │ -003323c0 00000017 R_ARM_RELATIVE │ │ │ │ -003323c4 00000017 R_ARM_RELATIVE │ │ │ │ -003323c8 00000017 R_ARM_RELATIVE │ │ │ │ -003323e8 00000017 R_ARM_RELATIVE │ │ │ │ -003323ec 00000017 R_ARM_RELATIVE │ │ │ │ -003323f0 00000017 R_ARM_RELATIVE │ │ │ │ -00332410 00000017 R_ARM_RELATIVE │ │ │ │ -00332414 00000017 R_ARM_RELATIVE │ │ │ │ -00332418 00000017 R_ARM_RELATIVE │ │ │ │ -00332438 00000017 R_ARM_RELATIVE │ │ │ │ -0033243c 00000017 R_ARM_RELATIVE │ │ │ │ -00332440 00000017 R_ARM_RELATIVE │ │ │ │ -00332460 00000017 R_ARM_RELATIVE │ │ │ │ -00332464 00000017 R_ARM_RELATIVE │ │ │ │ -00332468 00000017 R_ARM_RELATIVE │ │ │ │ -00332488 00000017 R_ARM_RELATIVE │ │ │ │ -0033248c 00000017 R_ARM_RELATIVE │ │ │ │ -00332490 00000017 R_ARM_RELATIVE │ │ │ │ -003324b0 00000017 R_ARM_RELATIVE │ │ │ │ -003324b4 00000017 R_ARM_RELATIVE │ │ │ │ -003324b8 00000017 R_ARM_RELATIVE │ │ │ │ -003324d8 00000017 R_ARM_RELATIVE │ │ │ │ -003324dc 00000017 R_ARM_RELATIVE │ │ │ │ -003324e0 00000017 R_ARM_RELATIVE │ │ │ │ -00332500 00000017 R_ARM_RELATIVE │ │ │ │ -00332504 00000017 R_ARM_RELATIVE │ │ │ │ -00332508 00000017 R_ARM_RELATIVE │ │ │ │ -00332528 00000017 R_ARM_RELATIVE │ │ │ │ -0033252c 00000017 R_ARM_RELATIVE │ │ │ │ -00332530 00000017 R_ARM_RELATIVE │ │ │ │ -00332550 00000017 R_ARM_RELATIVE │ │ │ │ -00332554 00000017 R_ARM_RELATIVE │ │ │ │ -00332558 00000017 R_ARM_RELATIVE │ │ │ │ -00332578 00000017 R_ARM_RELATIVE │ │ │ │ -0033257c 00000017 R_ARM_RELATIVE │ │ │ │ -00332580 00000017 R_ARM_RELATIVE │ │ │ │ -003325a0 00000017 R_ARM_RELATIVE │ │ │ │ -003325a4 00000017 R_ARM_RELATIVE │ │ │ │ -003325a8 00000017 R_ARM_RELATIVE │ │ │ │ -003325c8 00000017 R_ARM_RELATIVE │ │ │ │ -003325cc 00000017 R_ARM_RELATIVE │ │ │ │ -003325d0 00000017 R_ARM_RELATIVE │ │ │ │ -003325f0 00000017 R_ARM_RELATIVE │ │ │ │ -003325f4 00000017 R_ARM_RELATIVE │ │ │ │ -003325f8 00000017 R_ARM_RELATIVE │ │ │ │ -00332610 00000017 R_ARM_RELATIVE │ │ │ │ -00332618 00000017 R_ARM_RELATIVE │ │ │ │ -0033261c 00000017 R_ARM_RELATIVE │ │ │ │ -00332620 00000017 R_ARM_RELATIVE │ │ │ │ -00332638 00000017 R_ARM_RELATIVE │ │ │ │ -00332640 00000017 R_ARM_RELATIVE │ │ │ │ -00332644 00000017 R_ARM_RELATIVE │ │ │ │ -00332648 00000017 R_ARM_RELATIVE │ │ │ │ -00332660 00000017 R_ARM_RELATIVE │ │ │ │ -00332668 00000017 R_ARM_RELATIVE │ │ │ │ -0033266c 00000017 R_ARM_RELATIVE │ │ │ │ -00332670 00000017 R_ARM_RELATIVE │ │ │ │ -00332688 00000017 R_ARM_RELATIVE │ │ │ │ -00332690 00000017 R_ARM_RELATIVE │ │ │ │ -00332694 00000017 R_ARM_RELATIVE │ │ │ │ -00332698 00000017 R_ARM_RELATIVE │ │ │ │ -003326b0 00000017 R_ARM_RELATIVE │ │ │ │ -003326b8 00000017 R_ARM_RELATIVE │ │ │ │ -003326bc 00000017 R_ARM_RELATIVE │ │ │ │ -003326c0 00000017 R_ARM_RELATIVE │ │ │ │ -003326e0 00000017 R_ARM_RELATIVE │ │ │ │ -003326e4 00000017 R_ARM_RELATIVE │ │ │ │ -003326e8 00000017 R_ARM_RELATIVE │ │ │ │ -00332708 00000017 R_ARM_RELATIVE │ │ │ │ -0033270c 00000017 R_ARM_RELATIVE │ │ │ │ -00332710 00000017 R_ARM_RELATIVE │ │ │ │ -00332730 00000017 R_ARM_RELATIVE │ │ │ │ -00332734 00000017 R_ARM_RELATIVE │ │ │ │ -00332738 00000017 R_ARM_RELATIVE │ │ │ │ -00332758 00000017 R_ARM_RELATIVE │ │ │ │ -0033275c 00000017 R_ARM_RELATIVE │ │ │ │ -00332760 00000017 R_ARM_RELATIVE │ │ │ │ -00332780 00000017 R_ARM_RELATIVE │ │ │ │ -00332784 00000017 R_ARM_RELATIVE │ │ │ │ -00332788 00000017 R_ARM_RELATIVE │ │ │ │ -003327a8 00000017 R_ARM_RELATIVE │ │ │ │ -003327ac 00000017 R_ARM_RELATIVE │ │ │ │ -003327b0 00000017 R_ARM_RELATIVE │ │ │ │ -003327d0 00000017 R_ARM_RELATIVE │ │ │ │ -003327d4 00000017 R_ARM_RELATIVE │ │ │ │ -003327d8 00000017 R_ARM_RELATIVE │ │ │ │ -003327f8 00000017 R_ARM_RELATIVE │ │ │ │ -003327fc 00000017 R_ARM_RELATIVE │ │ │ │ -00332800 00000017 R_ARM_RELATIVE │ │ │ │ -00332820 00000017 R_ARM_RELATIVE │ │ │ │ -00332824 00000017 R_ARM_RELATIVE │ │ │ │ -00332828 00000017 R_ARM_RELATIVE │ │ │ │ -00332848 00000017 R_ARM_RELATIVE │ │ │ │ -0033284c 00000017 R_ARM_RELATIVE │ │ │ │ -00332850 00000017 R_ARM_RELATIVE │ │ │ │ -00332870 00000017 R_ARM_RELATIVE │ │ │ │ -00332874 00000017 R_ARM_RELATIVE │ │ │ │ -00332878 00000017 R_ARM_RELATIVE │ │ │ │ -00332898 00000017 R_ARM_RELATIVE │ │ │ │ -0033289c 00000017 R_ARM_RELATIVE │ │ │ │ -003328a0 00000017 R_ARM_RELATIVE │ │ │ │ -003328c0 00000017 R_ARM_RELATIVE │ │ │ │ -003328c4 00000017 R_ARM_RELATIVE │ │ │ │ -003328c8 00000017 R_ARM_RELATIVE │ │ │ │ -003328e8 00000017 R_ARM_RELATIVE │ │ │ │ -003328ec 00000017 R_ARM_RELATIVE │ │ │ │ -003328f0 00000017 R_ARM_RELATIVE │ │ │ │ -00332910 00000017 R_ARM_RELATIVE │ │ │ │ -00332914 00000017 R_ARM_RELATIVE │ │ │ │ -00332918 00000017 R_ARM_RELATIVE │ │ │ │ -00332938 00000017 R_ARM_RELATIVE │ │ │ │ -0033293c 00000017 R_ARM_RELATIVE │ │ │ │ -00332940 00000017 R_ARM_RELATIVE │ │ │ │ -00332960 00000017 R_ARM_RELATIVE │ │ │ │ -00332964 00000017 R_ARM_RELATIVE │ │ │ │ -00332968 00000017 R_ARM_RELATIVE │ │ │ │ -00332988 00000017 R_ARM_RELATIVE │ │ │ │ -0033298c 00000017 R_ARM_RELATIVE │ │ │ │ -00332990 00000017 R_ARM_RELATIVE │ │ │ │ -003329b0 00000017 R_ARM_RELATIVE │ │ │ │ -003329b4 00000017 R_ARM_RELATIVE │ │ │ │ -003329b8 00000017 R_ARM_RELATIVE │ │ │ │ -003329d8 00000017 R_ARM_RELATIVE │ │ │ │ -003329dc 00000017 R_ARM_RELATIVE │ │ │ │ -003329e0 00000017 R_ARM_RELATIVE │ │ │ │ -00332a00 00000017 R_ARM_RELATIVE │ │ │ │ -00332a04 00000017 R_ARM_RELATIVE │ │ │ │ -00332a08 00000017 R_ARM_RELATIVE │ │ │ │ -00332a28 00000017 R_ARM_RELATIVE │ │ │ │ -00332a2c 00000017 R_ARM_RELATIVE │ │ │ │ -00332a30 00000017 R_ARM_RELATIVE │ │ │ │ -00332a50 00000017 R_ARM_RELATIVE │ │ │ │ -00332a54 00000017 R_ARM_RELATIVE │ │ │ │ -00332a58 00000017 R_ARM_RELATIVE │ │ │ │ -00332a78 00000017 R_ARM_RELATIVE │ │ │ │ -00332a7c 00000017 R_ARM_RELATIVE │ │ │ │ -00332a80 00000017 R_ARM_RELATIVE │ │ │ │ -00332aa0 00000017 R_ARM_RELATIVE │ │ │ │ -00332aa4 00000017 R_ARM_RELATIVE │ │ │ │ -00332aa8 00000017 R_ARM_RELATIVE │ │ │ │ -00332ac8 00000017 R_ARM_RELATIVE │ │ │ │ -00332acc 00000017 R_ARM_RELATIVE │ │ │ │ -00332ad0 00000017 R_ARM_RELATIVE │ │ │ │ -00332af0 00000017 R_ARM_RELATIVE │ │ │ │ -00332af4 00000017 R_ARM_RELATIVE │ │ │ │ -00332af8 00000017 R_ARM_RELATIVE │ │ │ │ -00332b18 00000017 R_ARM_RELATIVE │ │ │ │ -00332b1c 00000017 R_ARM_RELATIVE │ │ │ │ -00332b20 00000017 R_ARM_RELATIVE │ │ │ │ -00332b40 00000017 R_ARM_RELATIVE │ │ │ │ -00332b44 00000017 R_ARM_RELATIVE │ │ │ │ -00332b48 00000017 R_ARM_RELATIVE │ │ │ │ -00332b68 00000017 R_ARM_RELATIVE │ │ │ │ -00332b6c 00000017 R_ARM_RELATIVE │ │ │ │ -00332b70 00000017 R_ARM_RELATIVE │ │ │ │ -00332b90 00000017 R_ARM_RELATIVE │ │ │ │ -00332b94 00000017 R_ARM_RELATIVE │ │ │ │ -00332b98 00000017 R_ARM_RELATIVE │ │ │ │ -00332be0 00000017 R_ARM_RELATIVE │ │ │ │ -00332be8 00000017 R_ARM_RELATIVE │ │ │ │ -00332c08 00000017 R_ARM_RELATIVE │ │ │ │ -00332c10 00000017 R_ARM_RELATIVE │ │ │ │ -00332c14 00000017 R_ARM_RELATIVE │ │ │ │ -00332c18 00000017 R_ARM_RELATIVE │ │ │ │ -00332c38 00000017 R_ARM_RELATIVE │ │ │ │ -00332c3c 00000017 R_ARM_RELATIVE │ │ │ │ -00332c40 00000017 R_ARM_RELATIVE │ │ │ │ -00332c60 00000017 R_ARM_RELATIVE │ │ │ │ -00332c64 00000017 R_ARM_RELATIVE │ │ │ │ -00332c68 00000017 R_ARM_RELATIVE │ │ │ │ -00332c88 00000017 R_ARM_RELATIVE │ │ │ │ -00332c8c 00000017 R_ARM_RELATIVE │ │ │ │ -00332c90 00000017 R_ARM_RELATIVE │ │ │ │ -00332cb0 00000017 R_ARM_RELATIVE │ │ │ │ -00332cb4 00000017 R_ARM_RELATIVE │ │ │ │ -00332cb8 00000017 R_ARM_RELATIVE │ │ │ │ -00332cd8 00000017 R_ARM_RELATIVE │ │ │ │ -00332cdc 00000017 R_ARM_RELATIVE │ │ │ │ -00332ce0 00000017 R_ARM_RELATIVE │ │ │ │ -00332d00 00000017 R_ARM_RELATIVE │ │ │ │ -00332d04 00000017 R_ARM_RELATIVE │ │ │ │ -00332d08 00000017 R_ARM_RELATIVE │ │ │ │ -00332d28 00000017 R_ARM_RELATIVE │ │ │ │ -00332d2c 00000017 R_ARM_RELATIVE │ │ │ │ -00332d30 00000017 R_ARM_RELATIVE │ │ │ │ -00332d50 00000017 R_ARM_RELATIVE │ │ │ │ -00332d54 00000017 R_ARM_RELATIVE │ │ │ │ -00332d58 00000017 R_ARM_RELATIVE │ │ │ │ -00332d78 00000017 R_ARM_RELATIVE │ │ │ │ -00332d7c 00000017 R_ARM_RELATIVE │ │ │ │ -00332d80 00000017 R_ARM_RELATIVE │ │ │ │ -00332da0 00000017 R_ARM_RELATIVE │ │ │ │ -00332da4 00000017 R_ARM_RELATIVE │ │ │ │ -00332da8 00000017 R_ARM_RELATIVE │ │ │ │ -00332dc8 00000017 R_ARM_RELATIVE │ │ │ │ -00332dcc 00000017 R_ARM_RELATIVE │ │ │ │ -00332dd0 00000017 R_ARM_RELATIVE │ │ │ │ -00332df0 00000017 R_ARM_RELATIVE │ │ │ │ -00332df4 00000017 R_ARM_RELATIVE │ │ │ │ -00332df8 00000017 R_ARM_RELATIVE │ │ │ │ -00332e18 00000017 R_ARM_RELATIVE │ │ │ │ -00332e1c 00000017 R_ARM_RELATIVE │ │ │ │ -00332e20 00000017 R_ARM_RELATIVE │ │ │ │ -00332e40 00000017 R_ARM_RELATIVE │ │ │ │ -00332e44 00000017 R_ARM_RELATIVE │ │ │ │ -00332e48 00000017 R_ARM_RELATIVE │ │ │ │ -00332e68 00000017 R_ARM_RELATIVE │ │ │ │ -00332e6c 00000017 R_ARM_RELATIVE │ │ │ │ -00332e70 00000017 R_ARM_RELATIVE │ │ │ │ -00332e90 00000017 R_ARM_RELATIVE │ │ │ │ -00332e94 00000017 R_ARM_RELATIVE │ │ │ │ -00332e98 00000017 R_ARM_RELATIVE │ │ │ │ -00332eb8 00000017 R_ARM_RELATIVE │ │ │ │ -00332ebc 00000017 R_ARM_RELATIVE │ │ │ │ -00332ec0 00000017 R_ARM_RELATIVE │ │ │ │ -00332ee0 00000017 R_ARM_RELATIVE │ │ │ │ -00332ee4 00000017 R_ARM_RELATIVE │ │ │ │ -00332ee8 00000017 R_ARM_RELATIVE │ │ │ │ -00332f08 00000017 R_ARM_RELATIVE │ │ │ │ -00332f0c 00000017 R_ARM_RELATIVE │ │ │ │ -00332f10 00000017 R_ARM_RELATIVE │ │ │ │ -00332f30 00000017 R_ARM_RELATIVE │ │ │ │ -00332f34 00000017 R_ARM_RELATIVE │ │ │ │ -00332f38 00000017 R_ARM_RELATIVE │ │ │ │ -00332f58 00000017 R_ARM_RELATIVE │ │ │ │ -00332f5c 00000017 R_ARM_RELATIVE │ │ │ │ -00332f60 00000017 R_ARM_RELATIVE │ │ │ │ -00332f80 00000017 R_ARM_RELATIVE │ │ │ │ -00332f84 00000017 R_ARM_RELATIVE │ │ │ │ -00332f88 00000017 R_ARM_RELATIVE │ │ │ │ -00332fa8 00000017 R_ARM_RELATIVE │ │ │ │ -00332fac 00000017 R_ARM_RELATIVE │ │ │ │ -00332fb0 00000017 R_ARM_RELATIVE │ │ │ │ -00332fd0 00000017 R_ARM_RELATIVE │ │ │ │ -00332fd4 00000017 R_ARM_RELATIVE │ │ │ │ -00332fd8 00000017 R_ARM_RELATIVE │ │ │ │ -00332ff8 00000017 R_ARM_RELATIVE │ │ │ │ -00332ffc 00000017 R_ARM_RELATIVE │ │ │ │ -00333000 00000017 R_ARM_RELATIVE │ │ │ │ -00333020 00000017 R_ARM_RELATIVE │ │ │ │ -00333024 00000017 R_ARM_RELATIVE │ │ │ │ -00333028 00000017 R_ARM_RELATIVE │ │ │ │ -00333048 00000017 R_ARM_RELATIVE │ │ │ │ -0033304c 00000017 R_ARM_RELATIVE │ │ │ │ -00333050 00000017 R_ARM_RELATIVE │ │ │ │ -00333070 00000017 R_ARM_RELATIVE │ │ │ │ -00333074 00000017 R_ARM_RELATIVE │ │ │ │ -00333078 00000017 R_ARM_RELATIVE │ │ │ │ -00333098 00000017 R_ARM_RELATIVE │ │ │ │ -0033309c 00000017 R_ARM_RELATIVE │ │ │ │ -003330a0 00000017 R_ARM_RELATIVE │ │ │ │ -003330c0 00000017 R_ARM_RELATIVE │ │ │ │ -003330c4 00000017 R_ARM_RELATIVE │ │ │ │ -003330c8 00000017 R_ARM_RELATIVE │ │ │ │ -003330e8 00000017 R_ARM_RELATIVE │ │ │ │ -003330ec 00000017 R_ARM_RELATIVE │ │ │ │ -003330f0 00000017 R_ARM_RELATIVE │ │ │ │ -00333110 00000017 R_ARM_RELATIVE │ │ │ │ -00333114 00000017 R_ARM_RELATIVE │ │ │ │ -00333118 00000017 R_ARM_RELATIVE │ │ │ │ -00333138 00000017 R_ARM_RELATIVE │ │ │ │ -0033313c 00000017 R_ARM_RELATIVE │ │ │ │ -00333140 00000017 R_ARM_RELATIVE │ │ │ │ -00333160 00000017 R_ARM_RELATIVE │ │ │ │ -00333164 00000017 R_ARM_RELATIVE │ │ │ │ -00333168 00000017 R_ARM_RELATIVE │ │ │ │ -00333188 00000017 R_ARM_RELATIVE │ │ │ │ -0033318c 00000017 R_ARM_RELATIVE │ │ │ │ -00333190 00000017 R_ARM_RELATIVE │ │ │ │ -003331b0 00000017 R_ARM_RELATIVE │ │ │ │ -003331b4 00000017 R_ARM_RELATIVE │ │ │ │ -003331b8 00000017 R_ARM_RELATIVE │ │ │ │ -003331d8 00000017 R_ARM_RELATIVE │ │ │ │ -003331dc 00000017 R_ARM_RELATIVE │ │ │ │ -003331e0 00000017 R_ARM_RELATIVE │ │ │ │ -00333200 00000017 R_ARM_RELATIVE │ │ │ │ -00333204 00000017 R_ARM_RELATIVE │ │ │ │ -00333208 00000017 R_ARM_RELATIVE │ │ │ │ -00333228 00000017 R_ARM_RELATIVE │ │ │ │ -0033322c 00000017 R_ARM_RELATIVE │ │ │ │ -00333230 00000017 R_ARM_RELATIVE │ │ │ │ -00333250 00000017 R_ARM_RELATIVE │ │ │ │ -00333254 00000017 R_ARM_RELATIVE │ │ │ │ -00333258 00000017 R_ARM_RELATIVE │ │ │ │ -00333278 00000017 R_ARM_RELATIVE │ │ │ │ -0033327c 00000017 R_ARM_RELATIVE │ │ │ │ -00333280 00000017 R_ARM_RELATIVE │ │ │ │ -003332a0 00000017 R_ARM_RELATIVE │ │ │ │ -003332a4 00000017 R_ARM_RELATIVE │ │ │ │ -003332a8 00000017 R_ARM_RELATIVE │ │ │ │ -003332c8 00000017 R_ARM_RELATIVE │ │ │ │ -003332cc 00000017 R_ARM_RELATIVE │ │ │ │ -003332d0 00000017 R_ARM_RELATIVE │ │ │ │ -003332f0 00000017 R_ARM_RELATIVE │ │ │ │ -003332f4 00000017 R_ARM_RELATIVE │ │ │ │ -003332f8 00000017 R_ARM_RELATIVE │ │ │ │ -00333318 00000017 R_ARM_RELATIVE │ │ │ │ -0033331c 00000017 R_ARM_RELATIVE │ │ │ │ -00333320 00000017 R_ARM_RELATIVE │ │ │ │ -00333340 00000017 R_ARM_RELATIVE │ │ │ │ -00333344 00000017 R_ARM_RELATIVE │ │ │ │ -00333348 00000017 R_ARM_RELATIVE │ │ │ │ -00333368 00000017 R_ARM_RELATIVE │ │ │ │ -0033336c 00000017 R_ARM_RELATIVE │ │ │ │ -00333370 00000017 R_ARM_RELATIVE │ │ │ │ -00333390 00000017 R_ARM_RELATIVE │ │ │ │ -00333394 00000017 R_ARM_RELATIVE │ │ │ │ -00333398 00000017 R_ARM_RELATIVE │ │ │ │ -003333b8 00000017 R_ARM_RELATIVE │ │ │ │ -003333bc 00000017 R_ARM_RELATIVE │ │ │ │ -003333c0 00000017 R_ARM_RELATIVE │ │ │ │ -003333e0 00000017 R_ARM_RELATIVE │ │ │ │ -003333e4 00000017 R_ARM_RELATIVE │ │ │ │ -003333e8 00000017 R_ARM_RELATIVE │ │ │ │ -00333408 00000017 R_ARM_RELATIVE │ │ │ │ -0033340c 00000017 R_ARM_RELATIVE │ │ │ │ -00333410 00000017 R_ARM_RELATIVE │ │ │ │ -00333430 00000017 R_ARM_RELATIVE │ │ │ │ -00333434 00000017 R_ARM_RELATIVE │ │ │ │ -00333438 00000017 R_ARM_RELATIVE │ │ │ │ -00333458 00000017 R_ARM_RELATIVE │ │ │ │ -0033345c 00000017 R_ARM_RELATIVE │ │ │ │ -00333460 00000017 R_ARM_RELATIVE │ │ │ │ -00333480 00000017 R_ARM_RELATIVE │ │ │ │ -00333484 00000017 R_ARM_RELATIVE │ │ │ │ -00333488 00000017 R_ARM_RELATIVE │ │ │ │ -003334a8 00000017 R_ARM_RELATIVE │ │ │ │ -003334ac 00000017 R_ARM_RELATIVE │ │ │ │ -003334b0 00000017 R_ARM_RELATIVE │ │ │ │ -003334d0 00000017 R_ARM_RELATIVE │ │ │ │ -003334d4 00000017 R_ARM_RELATIVE │ │ │ │ -003334d8 00000017 R_ARM_RELATIVE │ │ │ │ -003334f8 00000017 R_ARM_RELATIVE │ │ │ │ -003334fc 00000017 R_ARM_RELATIVE │ │ │ │ -00333500 00000017 R_ARM_RELATIVE │ │ │ │ -00333520 00000017 R_ARM_RELATIVE │ │ │ │ -00333524 00000017 R_ARM_RELATIVE │ │ │ │ -00333528 00000017 R_ARM_RELATIVE │ │ │ │ -00333548 00000017 R_ARM_RELATIVE │ │ │ │ -0033354c 00000017 R_ARM_RELATIVE │ │ │ │ -00333550 00000017 R_ARM_RELATIVE │ │ │ │ -00333570 00000017 R_ARM_RELATIVE │ │ │ │ -00333574 00000017 R_ARM_RELATIVE │ │ │ │ -00333578 00000017 R_ARM_RELATIVE │ │ │ │ -00333598 00000017 R_ARM_RELATIVE │ │ │ │ -0033359c 00000017 R_ARM_RELATIVE │ │ │ │ -003335a0 00000017 R_ARM_RELATIVE │ │ │ │ -003335c0 00000017 R_ARM_RELATIVE │ │ │ │ -003335c4 00000017 R_ARM_RELATIVE │ │ │ │ -003335c8 00000017 R_ARM_RELATIVE │ │ │ │ -003335e8 00000017 R_ARM_RELATIVE │ │ │ │ -003335ec 00000017 R_ARM_RELATIVE │ │ │ │ -003335f0 00000017 R_ARM_RELATIVE │ │ │ │ -00333610 00000017 R_ARM_RELATIVE │ │ │ │ -00333614 00000017 R_ARM_RELATIVE │ │ │ │ -00333618 00000017 R_ARM_RELATIVE │ │ │ │ -00333638 00000017 R_ARM_RELATIVE │ │ │ │ -0033363c 00000017 R_ARM_RELATIVE │ │ │ │ -00333640 00000017 R_ARM_RELATIVE │ │ │ │ -00333660 00000017 R_ARM_RELATIVE │ │ │ │ -00333664 00000017 R_ARM_RELATIVE │ │ │ │ -00333668 00000017 R_ARM_RELATIVE │ │ │ │ -00333688 00000017 R_ARM_RELATIVE │ │ │ │ -0033368c 00000017 R_ARM_RELATIVE │ │ │ │ -00333690 00000017 R_ARM_RELATIVE │ │ │ │ -003336b0 00000017 R_ARM_RELATIVE │ │ │ │ -003336b4 00000017 R_ARM_RELATIVE │ │ │ │ -003336b8 00000017 R_ARM_RELATIVE │ │ │ │ -003336d8 00000017 R_ARM_RELATIVE │ │ │ │ -003336dc 00000017 R_ARM_RELATIVE │ │ │ │ -003336e0 00000017 R_ARM_RELATIVE │ │ │ │ -00333700 00000017 R_ARM_RELATIVE │ │ │ │ -00333704 00000017 R_ARM_RELATIVE │ │ │ │ -00333708 00000017 R_ARM_RELATIVE │ │ │ │ -00333728 00000017 R_ARM_RELATIVE │ │ │ │ -0033372c 00000017 R_ARM_RELATIVE │ │ │ │ -00333730 00000017 R_ARM_RELATIVE │ │ │ │ -00333750 00000017 R_ARM_RELATIVE │ │ │ │ -00333754 00000017 R_ARM_RELATIVE │ │ │ │ -00333758 00000017 R_ARM_RELATIVE │ │ │ │ -00333778 00000017 R_ARM_RELATIVE │ │ │ │ -0033377c 00000017 R_ARM_RELATIVE │ │ │ │ -00333780 00000017 R_ARM_RELATIVE │ │ │ │ -003337a0 00000017 R_ARM_RELATIVE │ │ │ │ -003337a4 00000017 R_ARM_RELATIVE │ │ │ │ -003337a8 00000017 R_ARM_RELATIVE │ │ │ │ -003337c8 00000017 R_ARM_RELATIVE │ │ │ │ -003337cc 00000017 R_ARM_RELATIVE │ │ │ │ -003337d0 00000017 R_ARM_RELATIVE │ │ │ │ -003337f0 00000017 R_ARM_RELATIVE │ │ │ │ -003337f4 00000017 R_ARM_RELATIVE │ │ │ │ -003337f8 00000017 R_ARM_RELATIVE │ │ │ │ -00333818 00000017 R_ARM_RELATIVE │ │ │ │ -0033381c 00000017 R_ARM_RELATIVE │ │ │ │ -00333820 00000017 R_ARM_RELATIVE │ │ │ │ -00333840 00000017 R_ARM_RELATIVE │ │ │ │ -00333844 00000017 R_ARM_RELATIVE │ │ │ │ -00333848 00000017 R_ARM_RELATIVE │ │ │ │ -00333868 00000017 R_ARM_RELATIVE │ │ │ │ -0033386c 00000017 R_ARM_RELATIVE │ │ │ │ -00333870 00000017 R_ARM_RELATIVE │ │ │ │ -00333890 00000017 R_ARM_RELATIVE │ │ │ │ -00333894 00000017 R_ARM_RELATIVE │ │ │ │ -00333898 00000017 R_ARM_RELATIVE │ │ │ │ -003338b8 00000017 R_ARM_RELATIVE │ │ │ │ -003338bc 00000017 R_ARM_RELATIVE │ │ │ │ -003338c0 00000017 R_ARM_RELATIVE │ │ │ │ -003338e0 00000017 R_ARM_RELATIVE │ │ │ │ -003338e4 00000017 R_ARM_RELATIVE │ │ │ │ -003338e8 00000017 R_ARM_RELATIVE │ │ │ │ -00333908 00000017 R_ARM_RELATIVE │ │ │ │ -0033390c 00000017 R_ARM_RELATIVE │ │ │ │ -00333910 00000017 R_ARM_RELATIVE │ │ │ │ -00333930 00000017 R_ARM_RELATIVE │ │ │ │ -00333934 00000017 R_ARM_RELATIVE │ │ │ │ -00333938 00000017 R_ARM_RELATIVE │ │ │ │ -00333958 00000017 R_ARM_RELATIVE │ │ │ │ -0033395c 00000017 R_ARM_RELATIVE │ │ │ │ -00333960 00000017 R_ARM_RELATIVE │ │ │ │ -00333980 00000017 R_ARM_RELATIVE │ │ │ │ -00333984 00000017 R_ARM_RELATIVE │ │ │ │ -00333988 00000017 R_ARM_RELATIVE │ │ │ │ -003339a8 00000017 R_ARM_RELATIVE │ │ │ │ -003339ac 00000017 R_ARM_RELATIVE │ │ │ │ -003339b0 00000017 R_ARM_RELATIVE │ │ │ │ -003339d0 00000017 R_ARM_RELATIVE │ │ │ │ -003339d4 00000017 R_ARM_RELATIVE │ │ │ │ -003339d8 00000017 R_ARM_RELATIVE │ │ │ │ -003339f8 00000017 R_ARM_RELATIVE │ │ │ │ -003339fc 00000017 R_ARM_RELATIVE │ │ │ │ -00333a00 00000017 R_ARM_RELATIVE │ │ │ │ -00333a20 00000017 R_ARM_RELATIVE │ │ │ │ -00333a24 00000017 R_ARM_RELATIVE │ │ │ │ -00333a28 00000017 R_ARM_RELATIVE │ │ │ │ -00333a48 00000017 R_ARM_RELATIVE │ │ │ │ -00333a4c 00000017 R_ARM_RELATIVE │ │ │ │ -00333a50 00000017 R_ARM_RELATIVE │ │ │ │ -00333a70 00000017 R_ARM_RELATIVE │ │ │ │ -00333a74 00000017 R_ARM_RELATIVE │ │ │ │ -00333a78 00000017 R_ARM_RELATIVE │ │ │ │ -00333a98 00000017 R_ARM_RELATIVE │ │ │ │ -00333a9c 00000017 R_ARM_RELATIVE │ │ │ │ -00333aa0 00000017 R_ARM_RELATIVE │ │ │ │ -00333ac0 00000017 R_ARM_RELATIVE │ │ │ │ -00333ac4 00000017 R_ARM_RELATIVE │ │ │ │ -00333ac8 00000017 R_ARM_RELATIVE │ │ │ │ -00333ae8 00000017 R_ARM_RELATIVE │ │ │ │ -00333aec 00000017 R_ARM_RELATIVE │ │ │ │ -00333af0 00000017 R_ARM_RELATIVE │ │ │ │ -00333b10 00000017 R_ARM_RELATIVE │ │ │ │ -00333b14 00000017 R_ARM_RELATIVE │ │ │ │ -00333b18 00000017 R_ARM_RELATIVE │ │ │ │ -00333b38 00000017 R_ARM_RELATIVE │ │ │ │ -00333b3c 00000017 R_ARM_RELATIVE │ │ │ │ -00333b40 00000017 R_ARM_RELATIVE │ │ │ │ -00333b60 00000017 R_ARM_RELATIVE │ │ │ │ -00333b64 00000017 R_ARM_RELATIVE │ │ │ │ -00333b68 00000017 R_ARM_RELATIVE │ │ │ │ -00333b88 00000017 R_ARM_RELATIVE │ │ │ │ -00333b8c 00000017 R_ARM_RELATIVE │ │ │ │ -00333b90 00000017 R_ARM_RELATIVE │ │ │ │ -00333bb0 00000017 R_ARM_RELATIVE │ │ │ │ -00333bb4 00000017 R_ARM_RELATIVE │ │ │ │ -00333bb8 00000017 R_ARM_RELATIVE │ │ │ │ -00333bd8 00000017 R_ARM_RELATIVE │ │ │ │ -00333bdc 00000017 R_ARM_RELATIVE │ │ │ │ -00333be0 00000017 R_ARM_RELATIVE │ │ │ │ -00333c00 00000017 R_ARM_RELATIVE │ │ │ │ -00333c04 00000017 R_ARM_RELATIVE │ │ │ │ -00333c08 00000017 R_ARM_RELATIVE │ │ │ │ -00333c28 00000017 R_ARM_RELATIVE │ │ │ │ -00333c2c 00000017 R_ARM_RELATIVE │ │ │ │ -00333c30 00000017 R_ARM_RELATIVE │ │ │ │ -00333c50 00000017 R_ARM_RELATIVE │ │ │ │ -00333c54 00000017 R_ARM_RELATIVE │ │ │ │ -00333c58 00000017 R_ARM_RELATIVE │ │ │ │ -00333c78 00000017 R_ARM_RELATIVE │ │ │ │ -00333c7c 00000017 R_ARM_RELATIVE │ │ │ │ -00333c80 00000017 R_ARM_RELATIVE │ │ │ │ -00333ca0 00000017 R_ARM_RELATIVE │ │ │ │ -00333ca4 00000017 R_ARM_RELATIVE │ │ │ │ -00333ca8 00000017 R_ARM_RELATIVE │ │ │ │ -00333cc8 00000017 R_ARM_RELATIVE │ │ │ │ -00333ccc 00000017 R_ARM_RELATIVE │ │ │ │ -00333cd0 00000017 R_ARM_RELATIVE │ │ │ │ -00333cf0 00000017 R_ARM_RELATIVE │ │ │ │ -00333cf4 00000017 R_ARM_RELATIVE │ │ │ │ -00333cf8 00000017 R_ARM_RELATIVE │ │ │ │ -00333d18 00000017 R_ARM_RELATIVE │ │ │ │ -00333d1c 00000017 R_ARM_RELATIVE │ │ │ │ -00333d20 00000017 R_ARM_RELATIVE │ │ │ │ -00333d40 00000017 R_ARM_RELATIVE │ │ │ │ -00333d44 00000017 R_ARM_RELATIVE │ │ │ │ -00333d48 00000017 R_ARM_RELATIVE │ │ │ │ -00333d68 00000017 R_ARM_RELATIVE │ │ │ │ -00333d6c 00000017 R_ARM_RELATIVE │ │ │ │ -00333d70 00000017 R_ARM_RELATIVE │ │ │ │ -00333d90 00000017 R_ARM_RELATIVE │ │ │ │ -00333d94 00000017 R_ARM_RELATIVE │ │ │ │ -00333d98 00000017 R_ARM_RELATIVE │ │ │ │ -00333db8 00000017 R_ARM_RELATIVE │ │ │ │ -00333dbc 00000017 R_ARM_RELATIVE │ │ │ │ -00333dc0 00000017 R_ARM_RELATIVE │ │ │ │ -00333de0 00000017 R_ARM_RELATIVE │ │ │ │ -00333de4 00000017 R_ARM_RELATIVE │ │ │ │ -00333de8 00000017 R_ARM_RELATIVE │ │ │ │ -00333e08 00000017 R_ARM_RELATIVE │ │ │ │ -00333e0c 00000017 R_ARM_RELATIVE │ │ │ │ -00333e10 00000017 R_ARM_RELATIVE │ │ │ │ -00333e30 00000017 R_ARM_RELATIVE │ │ │ │ -00333e34 00000017 R_ARM_RELATIVE │ │ │ │ -00333e38 00000017 R_ARM_RELATIVE │ │ │ │ -00333e58 00000017 R_ARM_RELATIVE │ │ │ │ -00333e5c 00000017 R_ARM_RELATIVE │ │ │ │ -00333e60 00000017 R_ARM_RELATIVE │ │ │ │ -00333e80 00000017 R_ARM_RELATIVE │ │ │ │ -00333e84 00000017 R_ARM_RELATIVE │ │ │ │ -00333e88 00000017 R_ARM_RELATIVE │ │ │ │ -00333ea8 00000017 R_ARM_RELATIVE │ │ │ │ -00333eac 00000017 R_ARM_RELATIVE │ │ │ │ -00333eb0 00000017 R_ARM_RELATIVE │ │ │ │ -00333ed0 00000017 R_ARM_RELATIVE │ │ │ │ -00333ed4 00000017 R_ARM_RELATIVE │ │ │ │ -00333ed8 00000017 R_ARM_RELATIVE │ │ │ │ -00333ef8 00000017 R_ARM_RELATIVE │ │ │ │ -00333efc 00000017 R_ARM_RELATIVE │ │ │ │ -00333f00 00000017 R_ARM_RELATIVE │ │ │ │ -00333f20 00000017 R_ARM_RELATIVE │ │ │ │ -00333f24 00000017 R_ARM_RELATIVE │ │ │ │ -00333f28 00000017 R_ARM_RELATIVE │ │ │ │ -00333f48 00000017 R_ARM_RELATIVE │ │ │ │ -00333f4c 00000017 R_ARM_RELATIVE │ │ │ │ -00333f50 00000017 R_ARM_RELATIVE │ │ │ │ -00333f70 00000017 R_ARM_RELATIVE │ │ │ │ -00333f74 00000017 R_ARM_RELATIVE │ │ │ │ -00333f78 00000017 R_ARM_RELATIVE │ │ │ │ -00333f98 00000017 R_ARM_RELATIVE │ │ │ │ -00333f9c 00000017 R_ARM_RELATIVE │ │ │ │ -00333fa0 00000017 R_ARM_RELATIVE │ │ │ │ -00333fc0 00000017 R_ARM_RELATIVE │ │ │ │ -00333fc4 00000017 R_ARM_RELATIVE │ │ │ │ -00333fc8 00000017 R_ARM_RELATIVE │ │ │ │ -00333fe8 00000017 R_ARM_RELATIVE │ │ │ │ -00333fec 00000017 R_ARM_RELATIVE │ │ │ │ -00333ff0 00000017 R_ARM_RELATIVE │ │ │ │ -00334010 00000017 R_ARM_RELATIVE │ │ │ │ -00334014 00000017 R_ARM_RELATIVE │ │ │ │ -00334018 00000017 R_ARM_RELATIVE │ │ │ │ -00334038 00000017 R_ARM_RELATIVE │ │ │ │ -0033403c 00000017 R_ARM_RELATIVE │ │ │ │ -00334040 00000017 R_ARM_RELATIVE │ │ │ │ -00334060 00000017 R_ARM_RELATIVE │ │ │ │ -00334064 00000017 R_ARM_RELATIVE │ │ │ │ -00334068 00000017 R_ARM_RELATIVE │ │ │ │ -00334088 00000017 R_ARM_RELATIVE │ │ │ │ -0033408c 00000017 R_ARM_RELATIVE │ │ │ │ -00334090 00000017 R_ARM_RELATIVE │ │ │ │ -003340b0 00000017 R_ARM_RELATIVE │ │ │ │ -003340b4 00000017 R_ARM_RELATIVE │ │ │ │ -003340b8 00000017 R_ARM_RELATIVE │ │ │ │ -003340d8 00000017 R_ARM_RELATIVE │ │ │ │ -003340dc 00000017 R_ARM_RELATIVE │ │ │ │ -003340e0 00000017 R_ARM_RELATIVE │ │ │ │ -00334100 00000017 R_ARM_RELATIVE │ │ │ │ -00334104 00000017 R_ARM_RELATIVE │ │ │ │ -00334108 00000017 R_ARM_RELATIVE │ │ │ │ -00334128 00000017 R_ARM_RELATIVE │ │ │ │ -0033412c 00000017 R_ARM_RELATIVE │ │ │ │ -00334130 00000017 R_ARM_RELATIVE │ │ │ │ -00334150 00000017 R_ARM_RELATIVE │ │ │ │ -00334154 00000017 R_ARM_RELATIVE │ │ │ │ -00334158 00000017 R_ARM_RELATIVE │ │ │ │ -00334178 00000017 R_ARM_RELATIVE │ │ │ │ -0033417c 00000017 R_ARM_RELATIVE │ │ │ │ -00334180 00000017 R_ARM_RELATIVE │ │ │ │ -003341a0 00000017 R_ARM_RELATIVE │ │ │ │ -003341a4 00000017 R_ARM_RELATIVE │ │ │ │ -003341a8 00000017 R_ARM_RELATIVE │ │ │ │ -003341c8 00000017 R_ARM_RELATIVE │ │ │ │ -003341cc 00000017 R_ARM_RELATIVE │ │ │ │ -003341d0 00000017 R_ARM_RELATIVE │ │ │ │ -003341f0 00000017 R_ARM_RELATIVE │ │ │ │ -003341f4 00000017 R_ARM_RELATIVE │ │ │ │ -003341f8 00000017 R_ARM_RELATIVE │ │ │ │ -00334218 00000017 R_ARM_RELATIVE │ │ │ │ -0033421c 00000017 R_ARM_RELATIVE │ │ │ │ -00334220 00000017 R_ARM_RELATIVE │ │ │ │ -00334240 00000017 R_ARM_RELATIVE │ │ │ │ -00334244 00000017 R_ARM_RELATIVE │ │ │ │ -00334248 00000017 R_ARM_RELATIVE │ │ │ │ -00334268 00000017 R_ARM_RELATIVE │ │ │ │ -0033426c 00000017 R_ARM_RELATIVE │ │ │ │ -00334270 00000017 R_ARM_RELATIVE │ │ │ │ -00334290 00000017 R_ARM_RELATIVE │ │ │ │ -00334294 00000017 R_ARM_RELATIVE │ │ │ │ -00334298 00000017 R_ARM_RELATIVE │ │ │ │ -003342b8 00000017 R_ARM_RELATIVE │ │ │ │ -003342bc 00000017 R_ARM_RELATIVE │ │ │ │ -003342c0 00000017 R_ARM_RELATIVE │ │ │ │ -003342e0 00000017 R_ARM_RELATIVE │ │ │ │ -003342e4 00000017 R_ARM_RELATIVE │ │ │ │ -003342e8 00000017 R_ARM_RELATIVE │ │ │ │ -00334308 00000017 R_ARM_RELATIVE │ │ │ │ -0033430c 00000017 R_ARM_RELATIVE │ │ │ │ -00334310 00000017 R_ARM_RELATIVE │ │ │ │ -00334330 00000017 R_ARM_RELATIVE │ │ │ │ -00334334 00000017 R_ARM_RELATIVE │ │ │ │ -00334338 00000017 R_ARM_RELATIVE │ │ │ │ -00334358 00000017 R_ARM_RELATIVE │ │ │ │ -0033435c 00000017 R_ARM_RELATIVE │ │ │ │ -00334360 00000017 R_ARM_RELATIVE │ │ │ │ -00334380 00000017 R_ARM_RELATIVE │ │ │ │ -00334384 00000017 R_ARM_RELATIVE │ │ │ │ -00334388 00000017 R_ARM_RELATIVE │ │ │ │ -003343a8 00000017 R_ARM_RELATIVE │ │ │ │ -003343ac 00000017 R_ARM_RELATIVE │ │ │ │ -003343b0 00000017 R_ARM_RELATIVE │ │ │ │ -003343d0 00000017 R_ARM_RELATIVE │ │ │ │ -003343d4 00000017 R_ARM_RELATIVE │ │ │ │ -003343d8 00000017 R_ARM_RELATIVE │ │ │ │ -003343f8 00000017 R_ARM_RELATIVE │ │ │ │ -003343fc 00000017 R_ARM_RELATIVE │ │ │ │ -00334400 00000017 R_ARM_RELATIVE │ │ │ │ -00334420 00000017 R_ARM_RELATIVE │ │ │ │ -00334424 00000017 R_ARM_RELATIVE │ │ │ │ -00334428 00000017 R_ARM_RELATIVE │ │ │ │ -00334448 00000017 R_ARM_RELATIVE │ │ │ │ -00334450 00000017 R_ARM_RELATIVE │ │ │ │ -00334470 00000017 R_ARM_RELATIVE │ │ │ │ -00334478 00000017 R_ARM_RELATIVE │ │ │ │ -00334498 00000017 R_ARM_RELATIVE │ │ │ │ -003344a0 00000017 R_ARM_RELATIVE │ │ │ │ -003344c0 00000017 R_ARM_RELATIVE │ │ │ │ -003344c4 00000017 R_ARM_RELATIVE │ │ │ │ -003344c8 00000017 R_ARM_RELATIVE │ │ │ │ -003344e8 00000017 R_ARM_RELATIVE │ │ │ │ -003344ec 00000017 R_ARM_RELATIVE │ │ │ │ -003344f0 00000017 R_ARM_RELATIVE │ │ │ │ -00334510 00000017 R_ARM_RELATIVE │ │ │ │ -00334514 00000017 R_ARM_RELATIVE │ │ │ │ -00334518 00000017 R_ARM_RELATIVE │ │ │ │ -00334538 00000017 R_ARM_RELATIVE │ │ │ │ -0033453c 00000017 R_ARM_RELATIVE │ │ │ │ -00334540 00000017 R_ARM_RELATIVE │ │ │ │ -00334560 00000017 R_ARM_RELATIVE │ │ │ │ -00334564 00000017 R_ARM_RELATIVE │ │ │ │ -00334568 00000017 R_ARM_RELATIVE │ │ │ │ -00334588 00000017 R_ARM_RELATIVE │ │ │ │ -0033458c 00000017 R_ARM_RELATIVE │ │ │ │ -00334590 00000017 R_ARM_RELATIVE │ │ │ │ -003345b0 00000017 R_ARM_RELATIVE │ │ │ │ -003345b4 00000017 R_ARM_RELATIVE │ │ │ │ -003345b8 00000017 R_ARM_RELATIVE │ │ │ │ -003345d8 00000017 R_ARM_RELATIVE │ │ │ │ -003345dc 00000017 R_ARM_RELATIVE │ │ │ │ -003345e0 00000017 R_ARM_RELATIVE │ │ │ │ -00334600 00000017 R_ARM_RELATIVE │ │ │ │ -00334604 00000017 R_ARM_RELATIVE │ │ │ │ -00334608 00000017 R_ARM_RELATIVE │ │ │ │ -00334628 00000017 R_ARM_RELATIVE │ │ │ │ -0033462c 00000017 R_ARM_RELATIVE │ │ │ │ -00334630 00000017 R_ARM_RELATIVE │ │ │ │ -00334650 00000017 R_ARM_RELATIVE │ │ │ │ -00334654 00000017 R_ARM_RELATIVE │ │ │ │ -00334658 00000017 R_ARM_RELATIVE │ │ │ │ -00334678 00000017 R_ARM_RELATIVE │ │ │ │ -0033467c 00000017 R_ARM_RELATIVE │ │ │ │ -00334680 00000017 R_ARM_RELATIVE │ │ │ │ -003346a0 00000017 R_ARM_RELATIVE │ │ │ │ -003346a4 00000017 R_ARM_RELATIVE │ │ │ │ -003346a8 00000017 R_ARM_RELATIVE │ │ │ │ -003346c8 00000017 R_ARM_RELATIVE │ │ │ │ -003346cc 00000017 R_ARM_RELATIVE │ │ │ │ -003346d0 00000017 R_ARM_RELATIVE │ │ │ │ -003346f0 00000017 R_ARM_RELATIVE │ │ │ │ -003346f4 00000017 R_ARM_RELATIVE │ │ │ │ -003346f8 00000017 R_ARM_RELATIVE │ │ │ │ -00334718 00000017 R_ARM_RELATIVE │ │ │ │ -0033471c 00000017 R_ARM_RELATIVE │ │ │ │ -00334720 00000017 R_ARM_RELATIVE │ │ │ │ -00334740 00000017 R_ARM_RELATIVE │ │ │ │ -00334744 00000017 R_ARM_RELATIVE │ │ │ │ -00334748 00000017 R_ARM_RELATIVE │ │ │ │ -00334768 00000017 R_ARM_RELATIVE │ │ │ │ -0033476c 00000017 R_ARM_RELATIVE │ │ │ │ -00334770 00000017 R_ARM_RELATIVE │ │ │ │ -00334790 00000017 R_ARM_RELATIVE │ │ │ │ -00334794 00000017 R_ARM_RELATIVE │ │ │ │ -00334798 00000017 R_ARM_RELATIVE │ │ │ │ -003347b8 00000017 R_ARM_RELATIVE │ │ │ │ -003347bc 00000017 R_ARM_RELATIVE │ │ │ │ -003347c0 00000017 R_ARM_RELATIVE │ │ │ │ -003347e0 00000017 R_ARM_RELATIVE │ │ │ │ -003347e4 00000017 R_ARM_RELATIVE │ │ │ │ -003347e8 00000017 R_ARM_RELATIVE │ │ │ │ -00334808 00000017 R_ARM_RELATIVE │ │ │ │ -0033480c 00000017 R_ARM_RELATIVE │ │ │ │ -00334810 00000017 R_ARM_RELATIVE │ │ │ │ -00334830 00000017 R_ARM_RELATIVE │ │ │ │ -00334834 00000017 R_ARM_RELATIVE │ │ │ │ -00334838 00000017 R_ARM_RELATIVE │ │ │ │ -00334858 00000017 R_ARM_RELATIVE │ │ │ │ -0033485c 00000017 R_ARM_RELATIVE │ │ │ │ -00334860 00000017 R_ARM_RELATIVE │ │ │ │ -00334880 00000017 R_ARM_RELATIVE │ │ │ │ -00334884 00000017 R_ARM_RELATIVE │ │ │ │ -00334888 00000017 R_ARM_RELATIVE │ │ │ │ -003348a8 00000017 R_ARM_RELATIVE │ │ │ │ -003348ac 00000017 R_ARM_RELATIVE │ │ │ │ -003348b0 00000017 R_ARM_RELATIVE │ │ │ │ -003348d0 00000017 R_ARM_RELATIVE │ │ │ │ -003348d4 00000017 R_ARM_RELATIVE │ │ │ │ -003348d8 00000017 R_ARM_RELATIVE │ │ │ │ -003348f8 00000017 R_ARM_RELATIVE │ │ │ │ -003348fc 00000017 R_ARM_RELATIVE │ │ │ │ -00334900 00000017 R_ARM_RELATIVE │ │ │ │ -00334920 00000017 R_ARM_RELATIVE │ │ │ │ -00334924 00000017 R_ARM_RELATIVE │ │ │ │ -00334928 00000017 R_ARM_RELATIVE │ │ │ │ -00334948 00000017 R_ARM_RELATIVE │ │ │ │ -0033494c 00000017 R_ARM_RELATIVE │ │ │ │ -00334950 00000017 R_ARM_RELATIVE │ │ │ │ -00334970 00000017 R_ARM_RELATIVE │ │ │ │ -00334974 00000017 R_ARM_RELATIVE │ │ │ │ -00334978 00000017 R_ARM_RELATIVE │ │ │ │ -003349c0 00000017 R_ARM_RELATIVE │ │ │ │ -003349c4 00000017 R_ARM_RELATIVE │ │ │ │ -003349c8 00000017 R_ARM_RELATIVE │ │ │ │ -003349e8 00000017 R_ARM_RELATIVE │ │ │ │ -003349ec 00000017 R_ARM_RELATIVE │ │ │ │ -003349f0 00000017 R_ARM_RELATIVE │ │ │ │ -00334a10 00000017 R_ARM_RELATIVE │ │ │ │ -00334a14 00000017 R_ARM_RELATIVE │ │ │ │ -00334a18 00000017 R_ARM_RELATIVE │ │ │ │ -00334a60 00000017 R_ARM_RELATIVE │ │ │ │ -00334a64 00000017 R_ARM_RELATIVE │ │ │ │ -00334a68 00000017 R_ARM_RELATIVE │ │ │ │ -00334ab0 00000017 R_ARM_RELATIVE │ │ │ │ -00334ab4 00000017 R_ARM_RELATIVE │ │ │ │ -00334ab8 00000017 R_ARM_RELATIVE │ │ │ │ -00334ad8 00000017 R_ARM_RELATIVE │ │ │ │ -00334adc 00000017 R_ARM_RELATIVE │ │ │ │ -00334ae0 00000017 R_ARM_RELATIVE │ │ │ │ -00334b00 00000017 R_ARM_RELATIVE │ │ │ │ -00334b04 00000017 R_ARM_RELATIVE │ │ │ │ -00334b08 00000017 R_ARM_RELATIVE │ │ │ │ -00334b28 00000017 R_ARM_RELATIVE │ │ │ │ -00334b2c 00000017 R_ARM_RELATIVE │ │ │ │ -00334b30 00000017 R_ARM_RELATIVE │ │ │ │ -00334b50 00000017 R_ARM_RELATIVE │ │ │ │ -00334b54 00000017 R_ARM_RELATIVE │ │ │ │ -00334b58 00000017 R_ARM_RELATIVE │ │ │ │ -00334b78 00000017 R_ARM_RELATIVE │ │ │ │ -00334b7c 00000017 R_ARM_RELATIVE │ │ │ │ -00334b80 00000017 R_ARM_RELATIVE │ │ │ │ -00334ba0 00000017 R_ARM_RELATIVE │ │ │ │ -00334ba4 00000017 R_ARM_RELATIVE │ │ │ │ -00334ba8 00000017 R_ARM_RELATIVE │ │ │ │ -00334bc8 00000017 R_ARM_RELATIVE │ │ │ │ -00334bcc 00000017 R_ARM_RELATIVE │ │ │ │ -00334bd0 00000017 R_ARM_RELATIVE │ │ │ │ -00334bf0 00000017 R_ARM_RELATIVE │ │ │ │ -00334bf4 00000017 R_ARM_RELATIVE │ │ │ │ -00334bf8 00000017 R_ARM_RELATIVE │ │ │ │ -00334c18 00000017 R_ARM_RELATIVE │ │ │ │ -00334c1c 00000017 R_ARM_RELATIVE │ │ │ │ -00334c20 00000017 R_ARM_RELATIVE │ │ │ │ -00334c40 00000017 R_ARM_RELATIVE │ │ │ │ -00334c44 00000017 R_ARM_RELATIVE │ │ │ │ -00334c48 00000017 R_ARM_RELATIVE │ │ │ │ -00334c68 00000017 R_ARM_RELATIVE │ │ │ │ -00334c6c 00000017 R_ARM_RELATIVE │ │ │ │ -00334c70 00000017 R_ARM_RELATIVE │ │ │ │ -00334c90 00000017 R_ARM_RELATIVE │ │ │ │ -00334c94 00000017 R_ARM_RELATIVE │ │ │ │ -00334c98 00000017 R_ARM_RELATIVE │ │ │ │ -00334cb8 00000017 R_ARM_RELATIVE │ │ │ │ -00334cbc 00000017 R_ARM_RELATIVE │ │ │ │ -00334cc0 00000017 R_ARM_RELATIVE │ │ │ │ -00334ce0 00000017 R_ARM_RELATIVE │ │ │ │ -00334ce4 00000017 R_ARM_RELATIVE │ │ │ │ -00334ce8 00000017 R_ARM_RELATIVE │ │ │ │ -00334d08 00000017 R_ARM_RELATIVE │ │ │ │ -00334d0c 00000017 R_ARM_RELATIVE │ │ │ │ -00334d10 00000017 R_ARM_RELATIVE │ │ │ │ -00334d30 00000017 R_ARM_RELATIVE │ │ │ │ -00334d34 00000017 R_ARM_RELATIVE │ │ │ │ -00334d38 00000017 R_ARM_RELATIVE │ │ │ │ -00334d58 00000017 R_ARM_RELATIVE │ │ │ │ -00334d5c 00000017 R_ARM_RELATIVE │ │ │ │ -00334d60 00000017 R_ARM_RELATIVE │ │ │ │ -00334d80 00000017 R_ARM_RELATIVE │ │ │ │ -00334d84 00000017 R_ARM_RELATIVE │ │ │ │ -00334d88 00000017 R_ARM_RELATIVE │ │ │ │ -00334da8 00000017 R_ARM_RELATIVE │ │ │ │ -00334dac 00000017 R_ARM_RELATIVE │ │ │ │ -00334db0 00000017 R_ARM_RELATIVE │ │ │ │ -00334dd0 00000017 R_ARM_RELATIVE │ │ │ │ -00334dd4 00000017 R_ARM_RELATIVE │ │ │ │ -00334dd8 00000017 R_ARM_RELATIVE │ │ │ │ -00334df8 00000017 R_ARM_RELATIVE │ │ │ │ -00334dfc 00000017 R_ARM_RELATIVE │ │ │ │ -00334e00 00000017 R_ARM_RELATIVE │ │ │ │ -00334e20 00000017 R_ARM_RELATIVE │ │ │ │ -00334e24 00000017 R_ARM_RELATIVE │ │ │ │ -00334e28 00000017 R_ARM_RELATIVE │ │ │ │ -00334e48 00000017 R_ARM_RELATIVE │ │ │ │ -00334e4c 00000017 R_ARM_RELATIVE │ │ │ │ -00334e50 00000017 R_ARM_RELATIVE │ │ │ │ -00334e70 00000017 R_ARM_RELATIVE │ │ │ │ -00334e74 00000017 R_ARM_RELATIVE │ │ │ │ -00334e78 00000017 R_ARM_RELATIVE │ │ │ │ -00334e98 00000017 R_ARM_RELATIVE │ │ │ │ -00334e9c 00000017 R_ARM_RELATIVE │ │ │ │ -00334ea0 00000017 R_ARM_RELATIVE │ │ │ │ -00334ec0 00000017 R_ARM_RELATIVE │ │ │ │ -00334ec4 00000017 R_ARM_RELATIVE │ │ │ │ -00334ec8 00000017 R_ARM_RELATIVE │ │ │ │ -00334ee8 00000017 R_ARM_RELATIVE │ │ │ │ -00334eec 00000017 R_ARM_RELATIVE │ │ │ │ -00334ef0 00000017 R_ARM_RELATIVE │ │ │ │ -00334f10 00000017 R_ARM_RELATIVE │ │ │ │ -00334f14 00000017 R_ARM_RELATIVE │ │ │ │ -00334f18 00000017 R_ARM_RELATIVE │ │ │ │ -00334f38 00000017 R_ARM_RELATIVE │ │ │ │ -00334f3c 00000017 R_ARM_RELATIVE │ │ │ │ -00334f40 00000017 R_ARM_RELATIVE │ │ │ │ -00334f60 00000017 R_ARM_RELATIVE │ │ │ │ -00334f64 00000017 R_ARM_RELATIVE │ │ │ │ -00334f68 00000017 R_ARM_RELATIVE │ │ │ │ -00334f88 00000017 R_ARM_RELATIVE │ │ │ │ -00334f8c 00000017 R_ARM_RELATIVE │ │ │ │ -00334f90 00000017 R_ARM_RELATIVE │ │ │ │ -00334fb0 00000017 R_ARM_RELATIVE │ │ │ │ -00334fb4 00000017 R_ARM_RELATIVE │ │ │ │ -00334fb8 00000017 R_ARM_RELATIVE │ │ │ │ -00334fd8 00000017 R_ARM_RELATIVE │ │ │ │ -00334fdc 00000017 R_ARM_RELATIVE │ │ │ │ -00334fe0 00000017 R_ARM_RELATIVE │ │ │ │ -00335000 00000017 R_ARM_RELATIVE │ │ │ │ -00335004 00000017 R_ARM_RELATIVE │ │ │ │ -00335008 00000017 R_ARM_RELATIVE │ │ │ │ -00335028 00000017 R_ARM_RELATIVE │ │ │ │ -0033502c 00000017 R_ARM_RELATIVE │ │ │ │ -00335030 00000017 R_ARM_RELATIVE │ │ │ │ -00335050 00000017 R_ARM_RELATIVE │ │ │ │ -00335054 00000017 R_ARM_RELATIVE │ │ │ │ -00335058 00000017 R_ARM_RELATIVE │ │ │ │ -00335078 00000017 R_ARM_RELATIVE │ │ │ │ -0033507c 00000017 R_ARM_RELATIVE │ │ │ │ -00335080 00000017 R_ARM_RELATIVE │ │ │ │ -003350a0 00000017 R_ARM_RELATIVE │ │ │ │ -003350a4 00000017 R_ARM_RELATIVE │ │ │ │ -003350a8 00000017 R_ARM_RELATIVE │ │ │ │ -003350c8 00000017 R_ARM_RELATIVE │ │ │ │ -003350cc 00000017 R_ARM_RELATIVE │ │ │ │ -003350d0 00000017 R_ARM_RELATIVE │ │ │ │ -003350f0 00000017 R_ARM_RELATIVE │ │ │ │ -003350f4 00000017 R_ARM_RELATIVE │ │ │ │ -003350f8 00000017 R_ARM_RELATIVE │ │ │ │ -00335118 00000017 R_ARM_RELATIVE │ │ │ │ -0033511c 00000017 R_ARM_RELATIVE │ │ │ │ -00335120 00000017 R_ARM_RELATIVE │ │ │ │ -00335140 00000017 R_ARM_RELATIVE │ │ │ │ -00335144 00000017 R_ARM_RELATIVE │ │ │ │ -00335148 00000017 R_ARM_RELATIVE │ │ │ │ -00335168 00000017 R_ARM_RELATIVE │ │ │ │ -0033516c 00000017 R_ARM_RELATIVE │ │ │ │ -00335170 00000017 R_ARM_RELATIVE │ │ │ │ -00335190 00000017 R_ARM_RELATIVE │ │ │ │ -00335194 00000017 R_ARM_RELATIVE │ │ │ │ -00335198 00000017 R_ARM_RELATIVE │ │ │ │ -003351b8 00000017 R_ARM_RELATIVE │ │ │ │ -003351bc 00000017 R_ARM_RELATIVE │ │ │ │ -003351c0 00000017 R_ARM_RELATIVE │ │ │ │ -003351e0 00000017 R_ARM_RELATIVE │ │ │ │ -003351e4 00000017 R_ARM_RELATIVE │ │ │ │ -003351e8 00000017 R_ARM_RELATIVE │ │ │ │ -00335208 00000017 R_ARM_RELATIVE │ │ │ │ -0033520c 00000017 R_ARM_RELATIVE │ │ │ │ -00335210 00000017 R_ARM_RELATIVE │ │ │ │ -00335230 00000017 R_ARM_RELATIVE │ │ │ │ -00335234 00000017 R_ARM_RELATIVE │ │ │ │ -00335238 00000017 R_ARM_RELATIVE │ │ │ │ -00335258 00000017 R_ARM_RELATIVE │ │ │ │ -0033525c 00000017 R_ARM_RELATIVE │ │ │ │ -00335260 00000017 R_ARM_RELATIVE │ │ │ │ -00335280 00000017 R_ARM_RELATIVE │ │ │ │ -00335284 00000017 R_ARM_RELATIVE │ │ │ │ -00335288 00000017 R_ARM_RELATIVE │ │ │ │ -003352a8 00000017 R_ARM_RELATIVE │ │ │ │ -003352ac 00000017 R_ARM_RELATIVE │ │ │ │ -003352b0 00000017 R_ARM_RELATIVE │ │ │ │ -003352d0 00000017 R_ARM_RELATIVE │ │ │ │ -003352d4 00000017 R_ARM_RELATIVE │ │ │ │ -003352d8 00000017 R_ARM_RELATIVE │ │ │ │ -003352f8 00000017 R_ARM_RELATIVE │ │ │ │ -003352fc 00000017 R_ARM_RELATIVE │ │ │ │ -00335300 00000017 R_ARM_RELATIVE │ │ │ │ -00335320 00000017 R_ARM_RELATIVE │ │ │ │ -00335324 00000017 R_ARM_RELATIVE │ │ │ │ -00335328 00000017 R_ARM_RELATIVE │ │ │ │ -00335348 00000017 R_ARM_RELATIVE │ │ │ │ -0033534c 00000017 R_ARM_RELATIVE │ │ │ │ -00335350 00000017 R_ARM_RELATIVE │ │ │ │ -00335370 00000017 R_ARM_RELATIVE │ │ │ │ -00335374 00000017 R_ARM_RELATIVE │ │ │ │ -00335378 00000017 R_ARM_RELATIVE │ │ │ │ -00335398 00000017 R_ARM_RELATIVE │ │ │ │ -0033539c 00000017 R_ARM_RELATIVE │ │ │ │ -003353a0 00000017 R_ARM_RELATIVE │ │ │ │ -003353c0 00000017 R_ARM_RELATIVE │ │ │ │ -003353c4 00000017 R_ARM_RELATIVE │ │ │ │ -003353c8 00000017 R_ARM_RELATIVE │ │ │ │ -003353e8 00000017 R_ARM_RELATIVE │ │ │ │ -003353ec 00000017 R_ARM_RELATIVE │ │ │ │ -003353f0 00000017 R_ARM_RELATIVE │ │ │ │ -00335410 00000017 R_ARM_RELATIVE │ │ │ │ -00335414 00000017 R_ARM_RELATIVE │ │ │ │ -00335418 00000017 R_ARM_RELATIVE │ │ │ │ -00335438 00000017 R_ARM_RELATIVE │ │ │ │ -0033543c 00000017 R_ARM_RELATIVE │ │ │ │ -00335440 00000017 R_ARM_RELATIVE │ │ │ │ -00335460 00000017 R_ARM_RELATIVE │ │ │ │ -00335464 00000017 R_ARM_RELATIVE │ │ │ │ -00335468 00000017 R_ARM_RELATIVE │ │ │ │ -00335488 00000017 R_ARM_RELATIVE │ │ │ │ -0033548c 00000017 R_ARM_RELATIVE │ │ │ │ -00335490 00000017 R_ARM_RELATIVE │ │ │ │ -003354b0 00000017 R_ARM_RELATIVE │ │ │ │ -003354b4 00000017 R_ARM_RELATIVE │ │ │ │ -003354b8 00000017 R_ARM_RELATIVE │ │ │ │ -003354d8 00000017 R_ARM_RELATIVE │ │ │ │ -003354dc 00000017 R_ARM_RELATIVE │ │ │ │ -003354e0 00000017 R_ARM_RELATIVE │ │ │ │ -00335500 00000017 R_ARM_RELATIVE │ │ │ │ -00335504 00000017 R_ARM_RELATIVE │ │ │ │ -00335508 00000017 R_ARM_RELATIVE │ │ │ │ -00335528 00000017 R_ARM_RELATIVE │ │ │ │ -0033552c 00000017 R_ARM_RELATIVE │ │ │ │ -00335530 00000017 R_ARM_RELATIVE │ │ │ │ -00335550 00000017 R_ARM_RELATIVE │ │ │ │ -00335554 00000017 R_ARM_RELATIVE │ │ │ │ -00335558 00000017 R_ARM_RELATIVE │ │ │ │ -00335578 00000017 R_ARM_RELATIVE │ │ │ │ -0033557c 00000017 R_ARM_RELATIVE │ │ │ │ -00335580 00000017 R_ARM_RELATIVE │ │ │ │ -003355a0 00000017 R_ARM_RELATIVE │ │ │ │ -003355a4 00000017 R_ARM_RELATIVE │ │ │ │ -003355a8 00000017 R_ARM_RELATIVE │ │ │ │ -003355c8 00000017 R_ARM_RELATIVE │ │ │ │ -003355cc 00000017 R_ARM_RELATIVE │ │ │ │ -003355d0 00000017 R_ARM_RELATIVE │ │ │ │ -003355f0 00000017 R_ARM_RELATIVE │ │ │ │ -003355f4 00000017 R_ARM_RELATIVE │ │ │ │ -003355f8 00000017 R_ARM_RELATIVE │ │ │ │ -00335618 00000017 R_ARM_RELATIVE │ │ │ │ -0033561c 00000017 R_ARM_RELATIVE │ │ │ │ -00335620 00000017 R_ARM_RELATIVE │ │ │ │ -00335640 00000017 R_ARM_RELATIVE │ │ │ │ -00335644 00000017 R_ARM_RELATIVE │ │ │ │ -00335648 00000017 R_ARM_RELATIVE │ │ │ │ -00335668 00000017 R_ARM_RELATIVE │ │ │ │ -0033566c 00000017 R_ARM_RELATIVE │ │ │ │ -00335670 00000017 R_ARM_RELATIVE │ │ │ │ -00335690 00000017 R_ARM_RELATIVE │ │ │ │ -00335694 00000017 R_ARM_RELATIVE │ │ │ │ -00335698 00000017 R_ARM_RELATIVE │ │ │ │ -003356b8 00000017 R_ARM_RELATIVE │ │ │ │ -003356bc 00000017 R_ARM_RELATIVE │ │ │ │ -003356c0 00000017 R_ARM_RELATIVE │ │ │ │ -003356e0 00000017 R_ARM_RELATIVE │ │ │ │ -003356e4 00000017 R_ARM_RELATIVE │ │ │ │ -003356e8 00000017 R_ARM_RELATIVE │ │ │ │ -00335708 00000017 R_ARM_RELATIVE │ │ │ │ -0033570c 00000017 R_ARM_RELATIVE │ │ │ │ -00335710 00000017 R_ARM_RELATIVE │ │ │ │ -00335730 00000017 R_ARM_RELATIVE │ │ │ │ -00335734 00000017 R_ARM_RELATIVE │ │ │ │ -00335738 00000017 R_ARM_RELATIVE │ │ │ │ -00335758 00000017 R_ARM_RELATIVE │ │ │ │ -0033575c 00000017 R_ARM_RELATIVE │ │ │ │ -00335760 00000017 R_ARM_RELATIVE │ │ │ │ -00335780 00000017 R_ARM_RELATIVE │ │ │ │ -00335784 00000017 R_ARM_RELATIVE │ │ │ │ -00335788 00000017 R_ARM_RELATIVE │ │ │ │ -003357a8 00000017 R_ARM_RELATIVE │ │ │ │ -003357ac 00000017 R_ARM_RELATIVE │ │ │ │ -003357b0 00000017 R_ARM_RELATIVE │ │ │ │ -003357d0 00000017 R_ARM_RELATIVE │ │ │ │ -003357d4 00000017 R_ARM_RELATIVE │ │ │ │ -003357d8 00000017 R_ARM_RELATIVE │ │ │ │ -003357f8 00000017 R_ARM_RELATIVE │ │ │ │ -003357fc 00000017 R_ARM_RELATIVE │ │ │ │ -00335800 00000017 R_ARM_RELATIVE │ │ │ │ -00335820 00000017 R_ARM_RELATIVE │ │ │ │ -00335824 00000017 R_ARM_RELATIVE │ │ │ │ -00335828 00000017 R_ARM_RELATIVE │ │ │ │ -00335848 00000017 R_ARM_RELATIVE │ │ │ │ -0033584c 00000017 R_ARM_RELATIVE │ │ │ │ -00335850 00000017 R_ARM_RELATIVE │ │ │ │ -00335870 00000017 R_ARM_RELATIVE │ │ │ │ -00335874 00000017 R_ARM_RELATIVE │ │ │ │ -00335878 00000017 R_ARM_RELATIVE │ │ │ │ -00335898 00000017 R_ARM_RELATIVE │ │ │ │ -0033589c 00000017 R_ARM_RELATIVE │ │ │ │ -003358a0 00000017 R_ARM_RELATIVE │ │ │ │ -003358c0 00000017 R_ARM_RELATIVE │ │ │ │ -003358c4 00000017 R_ARM_RELATIVE │ │ │ │ -003358c8 00000017 R_ARM_RELATIVE │ │ │ │ -003358e8 00000017 R_ARM_RELATIVE │ │ │ │ -003358ec 00000017 R_ARM_RELATIVE │ │ │ │ -003358f0 00000017 R_ARM_RELATIVE │ │ │ │ -00335910 00000017 R_ARM_RELATIVE │ │ │ │ -00335914 00000017 R_ARM_RELATIVE │ │ │ │ -00335918 00000017 R_ARM_RELATIVE │ │ │ │ -00335938 00000017 R_ARM_RELATIVE │ │ │ │ -0033593c 00000017 R_ARM_RELATIVE │ │ │ │ -00335940 00000017 R_ARM_RELATIVE │ │ │ │ -00335960 00000017 R_ARM_RELATIVE │ │ │ │ -00335964 00000017 R_ARM_RELATIVE │ │ │ │ -00335968 00000017 R_ARM_RELATIVE │ │ │ │ -00335988 00000017 R_ARM_RELATIVE │ │ │ │ -0033598c 00000017 R_ARM_RELATIVE │ │ │ │ -00335990 00000017 R_ARM_RELATIVE │ │ │ │ -003359b0 00000017 R_ARM_RELATIVE │ │ │ │ -003359b4 00000017 R_ARM_RELATIVE │ │ │ │ -003359b8 00000017 R_ARM_RELATIVE │ │ │ │ -003359d8 00000017 R_ARM_RELATIVE │ │ │ │ -003359dc 00000017 R_ARM_RELATIVE │ │ │ │ -003359e0 00000017 R_ARM_RELATIVE │ │ │ │ -00335a00 00000017 R_ARM_RELATIVE │ │ │ │ -00335a04 00000017 R_ARM_RELATIVE │ │ │ │ -00335a08 00000017 R_ARM_RELATIVE │ │ │ │ -00335a28 00000017 R_ARM_RELATIVE │ │ │ │ -00335a2c 00000017 R_ARM_RELATIVE │ │ │ │ -00335a30 00000017 R_ARM_RELATIVE │ │ │ │ -00335a50 00000017 R_ARM_RELATIVE │ │ │ │ -00335a54 00000017 R_ARM_RELATIVE │ │ │ │ -00335a58 00000017 R_ARM_RELATIVE │ │ │ │ -00335a78 00000017 R_ARM_RELATIVE │ │ │ │ -00335a7c 00000017 R_ARM_RELATIVE │ │ │ │ -00335a80 00000017 R_ARM_RELATIVE │ │ │ │ -00335aa0 00000017 R_ARM_RELATIVE │ │ │ │ -00335aa4 00000017 R_ARM_RELATIVE │ │ │ │ -00335aa8 00000017 R_ARM_RELATIVE │ │ │ │ -00335ac8 00000017 R_ARM_RELATIVE │ │ │ │ -00335acc 00000017 R_ARM_RELATIVE │ │ │ │ -00335ad0 00000017 R_ARM_RELATIVE │ │ │ │ -00335af0 00000017 R_ARM_RELATIVE │ │ │ │ -00335af4 00000017 R_ARM_RELATIVE │ │ │ │ -00335af8 00000017 R_ARM_RELATIVE │ │ │ │ -00335b18 00000017 R_ARM_RELATIVE │ │ │ │ -00335b1c 00000017 R_ARM_RELATIVE │ │ │ │ -00335b20 00000017 R_ARM_RELATIVE │ │ │ │ -00335b40 00000017 R_ARM_RELATIVE │ │ │ │ -00335b44 00000017 R_ARM_RELATIVE │ │ │ │ -00335b48 00000017 R_ARM_RELATIVE │ │ │ │ -00335b68 00000017 R_ARM_RELATIVE │ │ │ │ -00335b6c 00000017 R_ARM_RELATIVE │ │ │ │ -00335b70 00000017 R_ARM_RELATIVE │ │ │ │ -00335b88 00000017 R_ARM_RELATIVE │ │ │ │ -00335b90 00000017 R_ARM_RELATIVE │ │ │ │ -00335b94 00000017 R_ARM_RELATIVE │ │ │ │ -00335b98 00000017 R_ARM_RELATIVE │ │ │ │ -00335bb8 00000017 R_ARM_RELATIVE │ │ │ │ -00335bbc 00000017 R_ARM_RELATIVE │ │ │ │ -00335bc0 00000017 R_ARM_RELATIVE │ │ │ │ -00335be0 00000017 R_ARM_RELATIVE │ │ │ │ -00335be4 00000017 R_ARM_RELATIVE │ │ │ │ -00335be8 00000017 R_ARM_RELATIVE │ │ │ │ -00335c08 00000017 R_ARM_RELATIVE │ │ │ │ -00335c0c 00000017 R_ARM_RELATIVE │ │ │ │ -00335c10 00000017 R_ARM_RELATIVE │ │ │ │ -00335c30 00000017 R_ARM_RELATIVE │ │ │ │ -00335c34 00000017 R_ARM_RELATIVE │ │ │ │ -00335c38 00000017 R_ARM_RELATIVE │ │ │ │ -00335c58 00000017 R_ARM_RELATIVE │ │ │ │ -00335c60 00000017 R_ARM_RELATIVE │ │ │ │ -00335c80 00000017 R_ARM_RELATIVE │ │ │ │ -00335c84 00000017 R_ARM_RELATIVE │ │ │ │ -00335c88 00000017 R_ARM_RELATIVE │ │ │ │ -00335ca8 00000017 R_ARM_RELATIVE │ │ │ │ -00335cac 00000017 R_ARM_RELATIVE │ │ │ │ -00335cb0 00000017 R_ARM_RELATIVE │ │ │ │ -00335cd0 00000017 R_ARM_RELATIVE │ │ │ │ -00335cd4 00000017 R_ARM_RELATIVE │ │ │ │ -00335cd8 00000017 R_ARM_RELATIVE │ │ │ │ -00335cf8 00000017 R_ARM_RELATIVE │ │ │ │ -00335cfc 00000017 R_ARM_RELATIVE │ │ │ │ -00335d00 00000017 R_ARM_RELATIVE │ │ │ │ -00335d20 00000017 R_ARM_RELATIVE │ │ │ │ -00335d24 00000017 R_ARM_RELATIVE │ │ │ │ -00335d28 00000017 R_ARM_RELATIVE │ │ │ │ -00335d48 00000017 R_ARM_RELATIVE │ │ │ │ -00335d4c 00000017 R_ARM_RELATIVE │ │ │ │ -00335d50 00000017 R_ARM_RELATIVE │ │ │ │ -00335d70 00000017 R_ARM_RELATIVE │ │ │ │ -00335d74 00000017 R_ARM_RELATIVE │ │ │ │ -00335d78 00000017 R_ARM_RELATIVE │ │ │ │ -00335d98 00000017 R_ARM_RELATIVE │ │ │ │ -00335d9c 00000017 R_ARM_RELATIVE │ │ │ │ -00335da0 00000017 R_ARM_RELATIVE │ │ │ │ -00335dc0 00000017 R_ARM_RELATIVE │ │ │ │ -00335dc4 00000017 R_ARM_RELATIVE │ │ │ │ -00335dc8 00000017 R_ARM_RELATIVE │ │ │ │ -00335de8 00000017 R_ARM_RELATIVE │ │ │ │ -00335dec 00000017 R_ARM_RELATIVE │ │ │ │ -00335df0 00000017 R_ARM_RELATIVE │ │ │ │ -00335e10 00000017 R_ARM_RELATIVE │ │ │ │ -00335e14 00000017 R_ARM_RELATIVE │ │ │ │ -00335e18 00000017 R_ARM_RELATIVE │ │ │ │ -00335e38 00000017 R_ARM_RELATIVE │ │ │ │ -00335e3c 00000017 R_ARM_RELATIVE │ │ │ │ -00335e40 00000017 R_ARM_RELATIVE │ │ │ │ -00335e60 00000017 R_ARM_RELATIVE │ │ │ │ -00335e64 00000017 R_ARM_RELATIVE │ │ │ │ -00335e68 00000017 R_ARM_RELATIVE │ │ │ │ -00335e88 00000017 R_ARM_RELATIVE │ │ │ │ -00335e8c 00000017 R_ARM_RELATIVE │ │ │ │ -00335e90 00000017 R_ARM_RELATIVE │ │ │ │ -00335eb0 00000017 R_ARM_RELATIVE │ │ │ │ -00335eb4 00000017 R_ARM_RELATIVE │ │ │ │ -00335eb8 00000017 R_ARM_RELATIVE │ │ │ │ -00335ed8 00000017 R_ARM_RELATIVE │ │ │ │ -00335edc 00000017 R_ARM_RELATIVE │ │ │ │ -00335ee0 00000017 R_ARM_RELATIVE │ │ │ │ -00335f00 00000017 R_ARM_RELATIVE │ │ │ │ -00335f04 00000017 R_ARM_RELATIVE │ │ │ │ -00335f08 00000017 R_ARM_RELATIVE │ │ │ │ -00335f28 00000017 R_ARM_RELATIVE │ │ │ │ -00335f2c 00000017 R_ARM_RELATIVE │ │ │ │ -00335f30 00000017 R_ARM_RELATIVE │ │ │ │ -00335f50 00000017 R_ARM_RELATIVE │ │ │ │ -00335f54 00000017 R_ARM_RELATIVE │ │ │ │ -00335f58 00000017 R_ARM_RELATIVE │ │ │ │ -00335f78 00000017 R_ARM_RELATIVE │ │ │ │ -00335f7c 00000017 R_ARM_RELATIVE │ │ │ │ -00335f80 00000017 R_ARM_RELATIVE │ │ │ │ -00335fa0 00000017 R_ARM_RELATIVE │ │ │ │ -00335fa4 00000017 R_ARM_RELATIVE │ │ │ │ -00335fa8 00000017 R_ARM_RELATIVE │ │ │ │ -00335fc8 00000017 R_ARM_RELATIVE │ │ │ │ -00335fcc 00000017 R_ARM_RELATIVE │ │ │ │ -00335fd0 00000017 R_ARM_RELATIVE │ │ │ │ -00335ff0 00000017 R_ARM_RELATIVE │ │ │ │ -00335ff4 00000017 R_ARM_RELATIVE │ │ │ │ -00335ff8 00000017 R_ARM_RELATIVE │ │ │ │ -00336018 00000017 R_ARM_RELATIVE │ │ │ │ -0033601c 00000017 R_ARM_RELATIVE │ │ │ │ -00336020 00000017 R_ARM_RELATIVE │ │ │ │ -00336040 00000017 R_ARM_RELATIVE │ │ │ │ -00336044 00000017 R_ARM_RELATIVE │ │ │ │ -00336048 00000017 R_ARM_RELATIVE │ │ │ │ -00336068 00000017 R_ARM_RELATIVE │ │ │ │ -0033606c 00000017 R_ARM_RELATIVE │ │ │ │ -00336070 00000017 R_ARM_RELATIVE │ │ │ │ -00336090 00000017 R_ARM_RELATIVE │ │ │ │ -00336094 00000017 R_ARM_RELATIVE │ │ │ │ -00336098 00000017 R_ARM_RELATIVE │ │ │ │ -003360b8 00000017 R_ARM_RELATIVE │ │ │ │ -003360bc 00000017 R_ARM_RELATIVE │ │ │ │ -003360c0 00000017 R_ARM_RELATIVE │ │ │ │ -003360e0 00000017 R_ARM_RELATIVE │ │ │ │ -003360e4 00000017 R_ARM_RELATIVE │ │ │ │ -003360e8 00000017 R_ARM_RELATIVE │ │ │ │ -00336108 00000017 R_ARM_RELATIVE │ │ │ │ -0033610c 00000017 R_ARM_RELATIVE │ │ │ │ -00336110 00000017 R_ARM_RELATIVE │ │ │ │ -00336130 00000017 R_ARM_RELATIVE │ │ │ │ -00336134 00000017 R_ARM_RELATIVE │ │ │ │ -00336138 00000017 R_ARM_RELATIVE │ │ │ │ -00336158 00000017 R_ARM_RELATIVE │ │ │ │ -0033615c 00000017 R_ARM_RELATIVE │ │ │ │ -00336160 00000017 R_ARM_RELATIVE │ │ │ │ -00336180 00000017 R_ARM_RELATIVE │ │ │ │ -00336184 00000017 R_ARM_RELATIVE │ │ │ │ -00336188 00000017 R_ARM_RELATIVE │ │ │ │ -003361a8 00000017 R_ARM_RELATIVE │ │ │ │ -003361ac 00000017 R_ARM_RELATIVE │ │ │ │ -003361b0 00000017 R_ARM_RELATIVE │ │ │ │ -003361d0 00000017 R_ARM_RELATIVE │ │ │ │ -003361d4 00000017 R_ARM_RELATIVE │ │ │ │ -003361d8 00000017 R_ARM_RELATIVE │ │ │ │ -003361f8 00000017 R_ARM_RELATIVE │ │ │ │ -003361fc 00000017 R_ARM_RELATIVE │ │ │ │ -00336200 00000017 R_ARM_RELATIVE │ │ │ │ -00336220 00000017 R_ARM_RELATIVE │ │ │ │ -00336224 00000017 R_ARM_RELATIVE │ │ │ │ -00336228 00000017 R_ARM_RELATIVE │ │ │ │ -00336248 00000017 R_ARM_RELATIVE │ │ │ │ -0033624c 00000017 R_ARM_RELATIVE │ │ │ │ -00336250 00000017 R_ARM_RELATIVE │ │ │ │ -00336270 00000017 R_ARM_RELATIVE │ │ │ │ -00336274 00000017 R_ARM_RELATIVE │ │ │ │ -00336278 00000017 R_ARM_RELATIVE │ │ │ │ -00336298 00000017 R_ARM_RELATIVE │ │ │ │ -0033629c 00000017 R_ARM_RELATIVE │ │ │ │ -003362a0 00000017 R_ARM_RELATIVE │ │ │ │ -003362c0 00000017 R_ARM_RELATIVE │ │ │ │ -003362c4 00000017 R_ARM_RELATIVE │ │ │ │ -003362c8 00000017 R_ARM_RELATIVE │ │ │ │ -003362e8 00000017 R_ARM_RELATIVE │ │ │ │ -003362ec 00000017 R_ARM_RELATIVE │ │ │ │ -003362f0 00000017 R_ARM_RELATIVE │ │ │ │ -00336310 00000017 R_ARM_RELATIVE │ │ │ │ -00336314 00000017 R_ARM_RELATIVE │ │ │ │ -00336318 00000017 R_ARM_RELATIVE │ │ │ │ -00336338 00000017 R_ARM_RELATIVE │ │ │ │ -0033633c 00000017 R_ARM_RELATIVE │ │ │ │ -00336340 00000017 R_ARM_RELATIVE │ │ │ │ -00336360 00000017 R_ARM_RELATIVE │ │ │ │ -00336364 00000017 R_ARM_RELATIVE │ │ │ │ -00336368 00000017 R_ARM_RELATIVE │ │ │ │ -00336388 00000017 R_ARM_RELATIVE │ │ │ │ -0033638c 00000017 R_ARM_RELATIVE │ │ │ │ -00336390 00000017 R_ARM_RELATIVE │ │ │ │ -003363b0 00000017 R_ARM_RELATIVE │ │ │ │ -003363b4 00000017 R_ARM_RELATIVE │ │ │ │ -003363b8 00000017 R_ARM_RELATIVE │ │ │ │ -003363d8 00000017 R_ARM_RELATIVE │ │ │ │ -003363dc 00000017 R_ARM_RELATIVE │ │ │ │ -003363e0 00000017 R_ARM_RELATIVE │ │ │ │ -00336400 00000017 R_ARM_RELATIVE │ │ │ │ -00336404 00000017 R_ARM_RELATIVE │ │ │ │ -00336408 00000017 R_ARM_RELATIVE │ │ │ │ -00336428 00000017 R_ARM_RELATIVE │ │ │ │ -0033642c 00000017 R_ARM_RELATIVE │ │ │ │ -00336430 00000017 R_ARM_RELATIVE │ │ │ │ -00336450 00000017 R_ARM_RELATIVE │ │ │ │ -00336454 00000017 R_ARM_RELATIVE │ │ │ │ -00336458 00000017 R_ARM_RELATIVE │ │ │ │ -00336478 00000017 R_ARM_RELATIVE │ │ │ │ -0033647c 00000017 R_ARM_RELATIVE │ │ │ │ -00336480 00000017 R_ARM_RELATIVE │ │ │ │ -003364a0 00000017 R_ARM_RELATIVE │ │ │ │ -003364a4 00000017 R_ARM_RELATIVE │ │ │ │ -003364a8 00000017 R_ARM_RELATIVE │ │ │ │ -003364c8 00000017 R_ARM_RELATIVE │ │ │ │ -003364cc 00000017 R_ARM_RELATIVE │ │ │ │ -003364d0 00000017 R_ARM_RELATIVE │ │ │ │ -003364f0 00000017 R_ARM_RELATIVE │ │ │ │ -003364f4 00000017 R_ARM_RELATIVE │ │ │ │ -003364f8 00000017 R_ARM_RELATIVE │ │ │ │ -00336518 00000017 R_ARM_RELATIVE │ │ │ │ -0033651c 00000017 R_ARM_RELATIVE │ │ │ │ -00336520 00000017 R_ARM_RELATIVE │ │ │ │ -00336540 00000017 R_ARM_RELATIVE │ │ │ │ -00336544 00000017 R_ARM_RELATIVE │ │ │ │ -00336548 00000017 R_ARM_RELATIVE │ │ │ │ -00336568 00000017 R_ARM_RELATIVE │ │ │ │ -0033656c 00000017 R_ARM_RELATIVE │ │ │ │ -00336570 00000017 R_ARM_RELATIVE │ │ │ │ -00336590 00000017 R_ARM_RELATIVE │ │ │ │ -00336594 00000017 R_ARM_RELATIVE │ │ │ │ -00336598 00000017 R_ARM_RELATIVE │ │ │ │ -003365b8 00000017 R_ARM_RELATIVE │ │ │ │ -003365bc 00000017 R_ARM_RELATIVE │ │ │ │ -003365c0 00000017 R_ARM_RELATIVE │ │ │ │ -003365e0 00000017 R_ARM_RELATIVE │ │ │ │ -003365e4 00000017 R_ARM_RELATIVE │ │ │ │ -003365e8 00000017 R_ARM_RELATIVE │ │ │ │ -00336608 00000017 R_ARM_RELATIVE │ │ │ │ -0033660c 00000017 R_ARM_RELATIVE │ │ │ │ -00336610 00000017 R_ARM_RELATIVE │ │ │ │ -00336630 00000017 R_ARM_RELATIVE │ │ │ │ -00336634 00000017 R_ARM_RELATIVE │ │ │ │ -00336638 00000017 R_ARM_RELATIVE │ │ │ │ -00336658 00000017 R_ARM_RELATIVE │ │ │ │ -0033665c 00000017 R_ARM_RELATIVE │ │ │ │ -00336660 00000017 R_ARM_RELATIVE │ │ │ │ -00336680 00000017 R_ARM_RELATIVE │ │ │ │ -00336684 00000017 R_ARM_RELATIVE │ │ │ │ -00336688 00000017 R_ARM_RELATIVE │ │ │ │ -003366a8 00000017 R_ARM_RELATIVE │ │ │ │ -003366ac 00000017 R_ARM_RELATIVE │ │ │ │ -003366b0 00000017 R_ARM_RELATIVE │ │ │ │ -003366d0 00000017 R_ARM_RELATIVE │ │ │ │ -003366d4 00000017 R_ARM_RELATIVE │ │ │ │ -003366d8 00000017 R_ARM_RELATIVE │ │ │ │ -003366f8 00000017 R_ARM_RELATIVE │ │ │ │ -003366fc 00000017 R_ARM_RELATIVE │ │ │ │ -00336700 00000017 R_ARM_RELATIVE │ │ │ │ -00336720 00000017 R_ARM_RELATIVE │ │ │ │ -00336724 00000017 R_ARM_RELATIVE │ │ │ │ -00336728 00000017 R_ARM_RELATIVE │ │ │ │ -00336748 00000017 R_ARM_RELATIVE │ │ │ │ -0033674c 00000017 R_ARM_RELATIVE │ │ │ │ -00336750 00000017 R_ARM_RELATIVE │ │ │ │ -00336770 00000017 R_ARM_RELATIVE │ │ │ │ -00336774 00000017 R_ARM_RELATIVE │ │ │ │ -00336778 00000017 R_ARM_RELATIVE │ │ │ │ -00336798 00000017 R_ARM_RELATIVE │ │ │ │ -0033679c 00000017 R_ARM_RELATIVE │ │ │ │ -003367a0 00000017 R_ARM_RELATIVE │ │ │ │ -003367c0 00000017 R_ARM_RELATIVE │ │ │ │ -003367c4 00000017 R_ARM_RELATIVE │ │ │ │ -003367c8 00000017 R_ARM_RELATIVE │ │ │ │ -003367e8 00000017 R_ARM_RELATIVE │ │ │ │ -003367ec 00000017 R_ARM_RELATIVE │ │ │ │ -003367f0 00000017 R_ARM_RELATIVE │ │ │ │ -00336810 00000017 R_ARM_RELATIVE │ │ │ │ -00336814 00000017 R_ARM_RELATIVE │ │ │ │ -00336818 00000017 R_ARM_RELATIVE │ │ │ │ -00336838 00000017 R_ARM_RELATIVE │ │ │ │ -0033683c 00000017 R_ARM_RELATIVE │ │ │ │ -00336840 00000017 R_ARM_RELATIVE │ │ │ │ -00336860 00000017 R_ARM_RELATIVE │ │ │ │ -00336864 00000017 R_ARM_RELATIVE │ │ │ │ -00336868 00000017 R_ARM_RELATIVE │ │ │ │ -00336888 00000017 R_ARM_RELATIVE │ │ │ │ -0033688c 00000017 R_ARM_RELATIVE │ │ │ │ -00336890 00000017 R_ARM_RELATIVE │ │ │ │ -003368b0 00000017 R_ARM_RELATIVE │ │ │ │ -003368b4 00000017 R_ARM_RELATIVE │ │ │ │ -003368b8 00000017 R_ARM_RELATIVE │ │ │ │ -003368d8 00000017 R_ARM_RELATIVE │ │ │ │ -003368dc 00000017 R_ARM_RELATIVE │ │ │ │ -003368e0 00000017 R_ARM_RELATIVE │ │ │ │ -00336900 00000017 R_ARM_RELATIVE │ │ │ │ -00336904 00000017 R_ARM_RELATIVE │ │ │ │ -00336908 00000017 R_ARM_RELATIVE │ │ │ │ -00336928 00000017 R_ARM_RELATIVE │ │ │ │ -0033692c 00000017 R_ARM_RELATIVE │ │ │ │ -00336930 00000017 R_ARM_RELATIVE │ │ │ │ -00336950 00000017 R_ARM_RELATIVE │ │ │ │ -00336954 00000017 R_ARM_RELATIVE │ │ │ │ -00336958 00000017 R_ARM_RELATIVE │ │ │ │ -00336978 00000017 R_ARM_RELATIVE │ │ │ │ -0033697c 00000017 R_ARM_RELATIVE │ │ │ │ -00336980 00000017 R_ARM_RELATIVE │ │ │ │ -003369c8 00000017 R_ARM_RELATIVE │ │ │ │ -003369cc 00000017 R_ARM_RELATIVE │ │ │ │ -003369d0 00000017 R_ARM_RELATIVE │ │ │ │ -003369f0 00000017 R_ARM_RELATIVE │ │ │ │ -003369f4 00000017 R_ARM_RELATIVE │ │ │ │ -003369f8 00000017 R_ARM_RELATIVE │ │ │ │ -00336a18 00000017 R_ARM_RELATIVE │ │ │ │ -00336a1c 00000017 R_ARM_RELATIVE │ │ │ │ -00336a20 00000017 R_ARM_RELATIVE │ │ │ │ -00336a40 00000017 R_ARM_RELATIVE │ │ │ │ -00336a44 00000017 R_ARM_RELATIVE │ │ │ │ -00336a48 00000017 R_ARM_RELATIVE │ │ │ │ -00336a68 00000017 R_ARM_RELATIVE │ │ │ │ -00336a6c 00000017 R_ARM_RELATIVE │ │ │ │ -00336a70 00000017 R_ARM_RELATIVE │ │ │ │ -00336a90 00000017 R_ARM_RELATIVE │ │ │ │ -00336a94 00000017 R_ARM_RELATIVE │ │ │ │ -00336a98 00000017 R_ARM_RELATIVE │ │ │ │ -00336ab8 00000017 R_ARM_RELATIVE │ │ │ │ -00336abc 00000017 R_ARM_RELATIVE │ │ │ │ -00336ac0 00000017 R_ARM_RELATIVE │ │ │ │ -00336ae0 00000017 R_ARM_RELATIVE │ │ │ │ -00336ae4 00000017 R_ARM_RELATIVE │ │ │ │ -00336ae8 00000017 R_ARM_RELATIVE │ │ │ │ -00336b08 00000017 R_ARM_RELATIVE │ │ │ │ -00336b0c 00000017 R_ARM_RELATIVE │ │ │ │ -00336b10 00000017 R_ARM_RELATIVE │ │ │ │ -00336b30 00000017 R_ARM_RELATIVE │ │ │ │ -00336b34 00000017 R_ARM_RELATIVE │ │ │ │ -00336b38 00000017 R_ARM_RELATIVE │ │ │ │ -00336b58 00000017 R_ARM_RELATIVE │ │ │ │ -00336b5c 00000017 R_ARM_RELATIVE │ │ │ │ -00336b60 00000017 R_ARM_RELATIVE │ │ │ │ -00336b80 00000017 R_ARM_RELATIVE │ │ │ │ -00336b84 00000017 R_ARM_RELATIVE │ │ │ │ -00336b88 00000017 R_ARM_RELATIVE │ │ │ │ -00336ba8 00000017 R_ARM_RELATIVE │ │ │ │ -00336bac 00000017 R_ARM_RELATIVE │ │ │ │ -00336bb0 00000017 R_ARM_RELATIVE │ │ │ │ -00336bd0 00000017 R_ARM_RELATIVE │ │ │ │ -00336bd4 00000017 R_ARM_RELATIVE │ │ │ │ -00336bd8 00000017 R_ARM_RELATIVE │ │ │ │ -00336bf8 00000017 R_ARM_RELATIVE │ │ │ │ -00336bfc 00000017 R_ARM_RELATIVE │ │ │ │ -00336c00 00000017 R_ARM_RELATIVE │ │ │ │ -00336c20 00000017 R_ARM_RELATIVE │ │ │ │ -00336c24 00000017 R_ARM_RELATIVE │ │ │ │ -00336c28 00000017 R_ARM_RELATIVE │ │ │ │ -00336c48 00000017 R_ARM_RELATIVE │ │ │ │ -00336c4c 00000017 R_ARM_RELATIVE │ │ │ │ -00336c50 00000017 R_ARM_RELATIVE │ │ │ │ -00336c70 00000017 R_ARM_RELATIVE │ │ │ │ -00336c74 00000017 R_ARM_RELATIVE │ │ │ │ -00336c78 00000017 R_ARM_RELATIVE │ │ │ │ -00336c98 00000017 R_ARM_RELATIVE │ │ │ │ -00336c9c 00000017 R_ARM_RELATIVE │ │ │ │ -00336ca0 00000017 R_ARM_RELATIVE │ │ │ │ -00336cc0 00000017 R_ARM_RELATIVE │ │ │ │ -00336cc4 00000017 R_ARM_RELATIVE │ │ │ │ -00336cc8 00000017 R_ARM_RELATIVE │ │ │ │ -00336ce8 00000017 R_ARM_RELATIVE │ │ │ │ -00336cec 00000017 R_ARM_RELATIVE │ │ │ │ -00336cf0 00000017 R_ARM_RELATIVE │ │ │ │ -00336d10 00000017 R_ARM_RELATIVE │ │ │ │ -00336d14 00000017 R_ARM_RELATIVE │ │ │ │ -00336d18 00000017 R_ARM_RELATIVE │ │ │ │ -00336d38 00000017 R_ARM_RELATIVE │ │ │ │ -00336d3c 00000017 R_ARM_RELATIVE │ │ │ │ -00336d40 00000017 R_ARM_RELATIVE │ │ │ │ -00336d60 00000017 R_ARM_RELATIVE │ │ │ │ -00336d64 00000017 R_ARM_RELATIVE │ │ │ │ -00336d68 00000017 R_ARM_RELATIVE │ │ │ │ -00336d88 00000017 R_ARM_RELATIVE │ │ │ │ -00336d8c 00000017 R_ARM_RELATIVE │ │ │ │ -00336d90 00000017 R_ARM_RELATIVE │ │ │ │ -00336db0 00000017 R_ARM_RELATIVE │ │ │ │ -00336db4 00000017 R_ARM_RELATIVE │ │ │ │ -00336db8 00000017 R_ARM_RELATIVE │ │ │ │ -00336dd8 00000017 R_ARM_RELATIVE │ │ │ │ -00336ddc 00000017 R_ARM_RELATIVE │ │ │ │ -00336de0 00000017 R_ARM_RELATIVE │ │ │ │ -00336e00 00000017 R_ARM_RELATIVE │ │ │ │ -00336e04 00000017 R_ARM_RELATIVE │ │ │ │ -00336e08 00000017 R_ARM_RELATIVE │ │ │ │ -00336e28 00000017 R_ARM_RELATIVE │ │ │ │ -00336e2c 00000017 R_ARM_RELATIVE │ │ │ │ -00336e30 00000017 R_ARM_RELATIVE │ │ │ │ -00336e50 00000017 R_ARM_RELATIVE │ │ │ │ -00336e54 00000017 R_ARM_RELATIVE │ │ │ │ -00336e58 00000017 R_ARM_RELATIVE │ │ │ │ -00336e78 00000017 R_ARM_RELATIVE │ │ │ │ -00336e7c 00000017 R_ARM_RELATIVE │ │ │ │ -00336e80 00000017 R_ARM_RELATIVE │ │ │ │ -00336ea0 00000017 R_ARM_RELATIVE │ │ │ │ -00336ea4 00000017 R_ARM_RELATIVE │ │ │ │ -00336ea8 00000017 R_ARM_RELATIVE │ │ │ │ -00336ec8 00000017 R_ARM_RELATIVE │ │ │ │ -00336ecc 00000017 R_ARM_RELATIVE │ │ │ │ -00336ed0 00000017 R_ARM_RELATIVE │ │ │ │ -00336ef0 00000017 R_ARM_RELATIVE │ │ │ │ -00336ef4 00000017 R_ARM_RELATIVE │ │ │ │ -00336ef8 00000017 R_ARM_RELATIVE │ │ │ │ -00336f18 00000017 R_ARM_RELATIVE │ │ │ │ -00336f1c 00000017 R_ARM_RELATIVE │ │ │ │ -00336f20 00000017 R_ARM_RELATIVE │ │ │ │ -00336f40 00000017 R_ARM_RELATIVE │ │ │ │ -00336f44 00000017 R_ARM_RELATIVE │ │ │ │ -00336f48 00000017 R_ARM_RELATIVE │ │ │ │ -00336f68 00000017 R_ARM_RELATIVE │ │ │ │ -00336f6c 00000017 R_ARM_RELATIVE │ │ │ │ -00336f70 00000017 R_ARM_RELATIVE │ │ │ │ -00336f90 00000017 R_ARM_RELATIVE │ │ │ │ -00336f94 00000017 R_ARM_RELATIVE │ │ │ │ -00336f98 00000017 R_ARM_RELATIVE │ │ │ │ -00336fb8 00000017 R_ARM_RELATIVE │ │ │ │ -00336fbc 00000017 R_ARM_RELATIVE │ │ │ │ -00336fc0 00000017 R_ARM_RELATIVE │ │ │ │ -00336fe0 00000017 R_ARM_RELATIVE │ │ │ │ -00336fe4 00000017 R_ARM_RELATIVE │ │ │ │ -00336fe8 00000017 R_ARM_RELATIVE │ │ │ │ -00337008 00000017 R_ARM_RELATIVE │ │ │ │ -0033700c 00000017 R_ARM_RELATIVE │ │ │ │ -00337010 00000017 R_ARM_RELATIVE │ │ │ │ -00337030 00000017 R_ARM_RELATIVE │ │ │ │ -00337034 00000017 R_ARM_RELATIVE │ │ │ │ -00337038 00000017 R_ARM_RELATIVE │ │ │ │ -00337058 00000017 R_ARM_RELATIVE │ │ │ │ -0033705c 00000017 R_ARM_RELATIVE │ │ │ │ -00337060 00000017 R_ARM_RELATIVE │ │ │ │ -00337080 00000017 R_ARM_RELATIVE │ │ │ │ -00337084 00000017 R_ARM_RELATIVE │ │ │ │ -00337088 00000017 R_ARM_RELATIVE │ │ │ │ -003370a8 00000017 R_ARM_RELATIVE │ │ │ │ -003370ac 00000017 R_ARM_RELATIVE │ │ │ │ -003370b0 00000017 R_ARM_RELATIVE │ │ │ │ -003370d0 00000017 R_ARM_RELATIVE │ │ │ │ -003370d4 00000017 R_ARM_RELATIVE │ │ │ │ -003370d8 00000017 R_ARM_RELATIVE │ │ │ │ -003370f8 00000017 R_ARM_RELATIVE │ │ │ │ -003370fc 00000017 R_ARM_RELATIVE │ │ │ │ -00337100 00000017 R_ARM_RELATIVE │ │ │ │ -00337120 00000017 R_ARM_RELATIVE │ │ │ │ -00337124 00000017 R_ARM_RELATIVE │ │ │ │ -00337128 00000017 R_ARM_RELATIVE │ │ │ │ -00337170 00000017 R_ARM_RELATIVE │ │ │ │ -00337174 00000017 R_ARM_RELATIVE │ │ │ │ -00337178 00000017 R_ARM_RELATIVE │ │ │ │ -00337198 00000017 R_ARM_RELATIVE │ │ │ │ -0033719c 00000017 R_ARM_RELATIVE │ │ │ │ -003371a0 00000017 R_ARM_RELATIVE │ │ │ │ -003371e8 00000017 R_ARM_RELATIVE │ │ │ │ -003371ec 00000017 R_ARM_RELATIVE │ │ │ │ -003371f0 00000017 R_ARM_RELATIVE │ │ │ │ -00337210 00000017 R_ARM_RELATIVE │ │ │ │ -00337214 00000017 R_ARM_RELATIVE │ │ │ │ -00337218 00000017 R_ARM_RELATIVE │ │ │ │ -00337238 00000017 R_ARM_RELATIVE │ │ │ │ -0033723c 00000017 R_ARM_RELATIVE │ │ │ │ -00337240 00000017 R_ARM_RELATIVE │ │ │ │ -00337260 00000017 R_ARM_RELATIVE │ │ │ │ -00337264 00000017 R_ARM_RELATIVE │ │ │ │ -00337268 00000017 R_ARM_RELATIVE │ │ │ │ -00337288 00000017 R_ARM_RELATIVE │ │ │ │ -0033728c 00000017 R_ARM_RELATIVE │ │ │ │ -00337290 00000017 R_ARM_RELATIVE │ │ │ │ -003372d8 00000017 R_ARM_RELATIVE │ │ │ │ -003372dc 00000017 R_ARM_RELATIVE │ │ │ │ -003372e0 00000017 R_ARM_RELATIVE │ │ │ │ -00337300 00000017 R_ARM_RELATIVE │ │ │ │ -00337304 00000017 R_ARM_RELATIVE │ │ │ │ -00337308 00000017 R_ARM_RELATIVE │ │ │ │ -00337328 00000017 R_ARM_RELATIVE │ │ │ │ -0033732c 00000017 R_ARM_RELATIVE │ │ │ │ -00337330 00000017 R_ARM_RELATIVE │ │ │ │ -00337350 00000017 R_ARM_RELATIVE │ │ │ │ -00337354 00000017 R_ARM_RELATIVE │ │ │ │ -00337358 00000017 R_ARM_RELATIVE │ │ │ │ -00337378 00000017 R_ARM_RELATIVE │ │ │ │ -0033737c 00000017 R_ARM_RELATIVE │ │ │ │ -00337380 00000017 R_ARM_RELATIVE │ │ │ │ -003373a0 00000017 R_ARM_RELATIVE │ │ │ │ -003373a4 00000017 R_ARM_RELATIVE │ │ │ │ -003373a8 00000017 R_ARM_RELATIVE │ │ │ │ -003373c8 00000017 R_ARM_RELATIVE │ │ │ │ -003373cc 00000017 R_ARM_RELATIVE │ │ │ │ -003373d0 00000017 R_ARM_RELATIVE │ │ │ │ -003373f0 00000017 R_ARM_RELATIVE │ │ │ │ -003373f4 00000017 R_ARM_RELATIVE │ │ │ │ -003373f8 00000017 R_ARM_RELATIVE │ │ │ │ -00337440 00000017 R_ARM_RELATIVE │ │ │ │ -00337444 00000017 R_ARM_RELATIVE │ │ │ │ -00337448 00000017 R_ARM_RELATIVE │ │ │ │ -00337468 00000017 R_ARM_RELATIVE │ │ │ │ -0033746c 00000017 R_ARM_RELATIVE │ │ │ │ -00337470 00000017 R_ARM_RELATIVE │ │ │ │ -00337490 00000017 R_ARM_RELATIVE │ │ │ │ -00337494 00000017 R_ARM_RELATIVE │ │ │ │ -00337498 00000017 R_ARM_RELATIVE │ │ │ │ -003374b8 00000017 R_ARM_RELATIVE │ │ │ │ -003374bc 00000017 R_ARM_RELATIVE │ │ │ │ -003374c0 00000017 R_ARM_RELATIVE │ │ │ │ -003374e0 00000017 R_ARM_RELATIVE │ │ │ │ -003374e4 00000017 R_ARM_RELATIVE │ │ │ │ -003374e8 00000017 R_ARM_RELATIVE │ │ │ │ -00337508 00000017 R_ARM_RELATIVE │ │ │ │ -0033750c 00000017 R_ARM_RELATIVE │ │ │ │ -00337510 00000017 R_ARM_RELATIVE │ │ │ │ -00337558 00000017 R_ARM_RELATIVE │ │ │ │ -0033755c 00000017 R_ARM_RELATIVE │ │ │ │ -00337560 00000017 R_ARM_RELATIVE │ │ │ │ -00337580 00000017 R_ARM_RELATIVE │ │ │ │ -00337584 00000017 R_ARM_RELATIVE │ │ │ │ -00337588 00000017 R_ARM_RELATIVE │ │ │ │ -003375a8 00000017 R_ARM_RELATIVE │ │ │ │ -003375ac 00000017 R_ARM_RELATIVE │ │ │ │ -003375b0 00000017 R_ARM_RELATIVE │ │ │ │ -003375d0 00000017 R_ARM_RELATIVE │ │ │ │ -003375d4 00000017 R_ARM_RELATIVE │ │ │ │ -003375d8 00000017 R_ARM_RELATIVE │ │ │ │ -003375f8 00000017 R_ARM_RELATIVE │ │ │ │ -003375fc 00000017 R_ARM_RELATIVE │ │ │ │ -00337600 00000017 R_ARM_RELATIVE │ │ │ │ -00337620 00000017 R_ARM_RELATIVE │ │ │ │ -00337624 00000017 R_ARM_RELATIVE │ │ │ │ -00337628 00000017 R_ARM_RELATIVE │ │ │ │ -00337648 00000017 R_ARM_RELATIVE │ │ │ │ -0033764c 00000017 R_ARM_RELATIVE │ │ │ │ -00337650 00000017 R_ARM_RELATIVE │ │ │ │ -00337670 00000017 R_ARM_RELATIVE │ │ │ │ -00337674 00000017 R_ARM_RELATIVE │ │ │ │ -00337678 00000017 R_ARM_RELATIVE │ │ │ │ -00337698 00000017 R_ARM_RELATIVE │ │ │ │ -0033769c 00000017 R_ARM_RELATIVE │ │ │ │ -003376a0 00000017 R_ARM_RELATIVE │ │ │ │ -003376e8 00000017 R_ARM_RELATIVE │ │ │ │ -003376ec 00000017 R_ARM_RELATIVE │ │ │ │ -003376f0 00000017 R_ARM_RELATIVE │ │ │ │ -00337710 00000017 R_ARM_RELATIVE │ │ │ │ -00337714 00000017 R_ARM_RELATIVE │ │ │ │ -00337718 00000017 R_ARM_RELATIVE │ │ │ │ -00337738 00000017 R_ARM_RELATIVE │ │ │ │ -0033773c 00000017 R_ARM_RELATIVE │ │ │ │ -00337740 00000017 R_ARM_RELATIVE │ │ │ │ -00337760 00000017 R_ARM_RELATIVE │ │ │ │ -00337764 00000017 R_ARM_RELATIVE │ │ │ │ -00337768 00000017 R_ARM_RELATIVE │ │ │ │ -00337788 00000017 R_ARM_RELATIVE │ │ │ │ -0033778c 00000017 R_ARM_RELATIVE │ │ │ │ -00337790 00000017 R_ARM_RELATIVE │ │ │ │ -003377b0 00000017 R_ARM_RELATIVE │ │ │ │ -003377b4 00000017 R_ARM_RELATIVE │ │ │ │ -003377b8 00000017 R_ARM_RELATIVE │ │ │ │ -003377d8 00000017 R_ARM_RELATIVE │ │ │ │ -003377dc 00000017 R_ARM_RELATIVE │ │ │ │ -003377e0 00000017 R_ARM_RELATIVE │ │ │ │ -00337800 00000017 R_ARM_RELATIVE │ │ │ │ -00337804 00000017 R_ARM_RELATIVE │ │ │ │ -00337808 00000017 R_ARM_RELATIVE │ │ │ │ -00337828 00000017 R_ARM_RELATIVE │ │ │ │ -0033782c 00000017 R_ARM_RELATIVE │ │ │ │ -00337830 00000017 R_ARM_RELATIVE │ │ │ │ -00337850 00000017 R_ARM_RELATIVE │ │ │ │ -00337854 00000017 R_ARM_RELATIVE │ │ │ │ -00337858 00000017 R_ARM_RELATIVE │ │ │ │ -00337878 00000017 R_ARM_RELATIVE │ │ │ │ -0033787c 00000017 R_ARM_RELATIVE │ │ │ │ -00337880 00000017 R_ARM_RELATIVE │ │ │ │ -003378a0 00000017 R_ARM_RELATIVE │ │ │ │ -003378a4 00000017 R_ARM_RELATIVE │ │ │ │ -003378a8 00000017 R_ARM_RELATIVE │ │ │ │ -003378c8 00000017 R_ARM_RELATIVE │ │ │ │ -003378cc 00000017 R_ARM_RELATIVE │ │ │ │ -003378d0 00000017 R_ARM_RELATIVE │ │ │ │ -003378f0 00000017 R_ARM_RELATIVE │ │ │ │ -003378f4 00000017 R_ARM_RELATIVE │ │ │ │ -003378f8 00000017 R_ARM_RELATIVE │ │ │ │ -00337918 00000017 R_ARM_RELATIVE │ │ │ │ -0033791c 00000017 R_ARM_RELATIVE │ │ │ │ -00337920 00000017 R_ARM_RELATIVE │ │ │ │ -00337940 00000017 R_ARM_RELATIVE │ │ │ │ -00337944 00000017 R_ARM_RELATIVE │ │ │ │ -00337948 00000017 R_ARM_RELATIVE │ │ │ │ -00337968 00000017 R_ARM_RELATIVE │ │ │ │ -0033796c 00000017 R_ARM_RELATIVE │ │ │ │ -00337970 00000017 R_ARM_RELATIVE │ │ │ │ -00337990 00000017 R_ARM_RELATIVE │ │ │ │ -00337994 00000017 R_ARM_RELATIVE │ │ │ │ -00337998 00000017 R_ARM_RELATIVE │ │ │ │ -003379b8 00000017 R_ARM_RELATIVE │ │ │ │ -003379bc 00000017 R_ARM_RELATIVE │ │ │ │ -003379c0 00000017 R_ARM_RELATIVE │ │ │ │ -003379e0 00000017 R_ARM_RELATIVE │ │ │ │ -003379e4 00000017 R_ARM_RELATIVE │ │ │ │ -003379e8 00000017 R_ARM_RELATIVE │ │ │ │ -00337a08 00000017 R_ARM_RELATIVE │ │ │ │ -00337a0c 00000017 R_ARM_RELATIVE │ │ │ │ -00337a10 00000017 R_ARM_RELATIVE │ │ │ │ -00337a30 00000017 R_ARM_RELATIVE │ │ │ │ -00337a34 00000017 R_ARM_RELATIVE │ │ │ │ -00337a38 00000017 R_ARM_RELATIVE │ │ │ │ -00337a58 00000017 R_ARM_RELATIVE │ │ │ │ -00337a5c 00000017 R_ARM_RELATIVE │ │ │ │ -00337a60 00000017 R_ARM_RELATIVE │ │ │ │ -00337a80 00000017 R_ARM_RELATIVE │ │ │ │ -00337a84 00000017 R_ARM_RELATIVE │ │ │ │ -00337a88 00000017 R_ARM_RELATIVE │ │ │ │ -00337aa8 00000017 R_ARM_RELATIVE │ │ │ │ -00337aac 00000017 R_ARM_RELATIVE │ │ │ │ -00337ab0 00000017 R_ARM_RELATIVE │ │ │ │ -00337ad0 00000017 R_ARM_RELATIVE │ │ │ │ -00337ad4 00000017 R_ARM_RELATIVE │ │ │ │ -00337ad8 00000017 R_ARM_RELATIVE │ │ │ │ -00337af8 00000017 R_ARM_RELATIVE │ │ │ │ -00337afc 00000017 R_ARM_RELATIVE │ │ │ │ -00337b00 00000017 R_ARM_RELATIVE │ │ │ │ -00337b20 00000017 R_ARM_RELATIVE │ │ │ │ -00337b24 00000017 R_ARM_RELATIVE │ │ │ │ -00337b28 00000017 R_ARM_RELATIVE │ │ │ │ -00337b48 00000017 R_ARM_RELATIVE │ │ │ │ -00337b4c 00000017 R_ARM_RELATIVE │ │ │ │ -00337b50 00000017 R_ARM_RELATIVE │ │ │ │ -00337b70 00000017 R_ARM_RELATIVE │ │ │ │ -00337b74 00000017 R_ARM_RELATIVE │ │ │ │ -00337b78 00000017 R_ARM_RELATIVE │ │ │ │ -00337b98 00000017 R_ARM_RELATIVE │ │ │ │ -00337b9c 00000017 R_ARM_RELATIVE │ │ │ │ -00337ba0 00000017 R_ARM_RELATIVE │ │ │ │ -00337bc0 00000017 R_ARM_RELATIVE │ │ │ │ -00337bc4 00000017 R_ARM_RELATIVE │ │ │ │ -00337bc8 00000017 R_ARM_RELATIVE │ │ │ │ -00337be8 00000017 R_ARM_RELATIVE │ │ │ │ -00337bec 00000017 R_ARM_RELATIVE │ │ │ │ -00337bf0 00000017 R_ARM_RELATIVE │ │ │ │ -00337c10 00000017 R_ARM_RELATIVE │ │ │ │ -00337c14 00000017 R_ARM_RELATIVE │ │ │ │ -00337c18 00000017 R_ARM_RELATIVE │ │ │ │ -00337c38 00000017 R_ARM_RELATIVE │ │ │ │ -00337c3c 00000017 R_ARM_RELATIVE │ │ │ │ -00337c40 00000017 R_ARM_RELATIVE │ │ │ │ -00337c60 00000017 R_ARM_RELATIVE │ │ │ │ -00337c64 00000017 R_ARM_RELATIVE │ │ │ │ -00337c68 00000017 R_ARM_RELATIVE │ │ │ │ -00337c88 00000017 R_ARM_RELATIVE │ │ │ │ -00337c8c 00000017 R_ARM_RELATIVE │ │ │ │ -00337c90 00000017 R_ARM_RELATIVE │ │ │ │ -00337cb0 00000017 R_ARM_RELATIVE │ │ │ │ -00337cb4 00000017 R_ARM_RELATIVE │ │ │ │ -00337cb8 00000017 R_ARM_RELATIVE │ │ │ │ -00337cd8 00000017 R_ARM_RELATIVE │ │ │ │ -00337cdc 00000017 R_ARM_RELATIVE │ │ │ │ -00337ce0 00000017 R_ARM_RELATIVE │ │ │ │ -00337d00 00000017 R_ARM_RELATIVE │ │ │ │ -00337d04 00000017 R_ARM_RELATIVE │ │ │ │ -00337d08 00000017 R_ARM_RELATIVE │ │ │ │ -00337d28 00000017 R_ARM_RELATIVE │ │ │ │ -00337d2c 00000017 R_ARM_RELATIVE │ │ │ │ -00337d30 00000017 R_ARM_RELATIVE │ │ │ │ -00337d50 00000017 R_ARM_RELATIVE │ │ │ │ -00337d54 00000017 R_ARM_RELATIVE │ │ │ │ -00337d58 00000017 R_ARM_RELATIVE │ │ │ │ -00337da0 00000017 R_ARM_RELATIVE │ │ │ │ -00337da4 00000017 R_ARM_RELATIVE │ │ │ │ -00337da8 00000017 R_ARM_RELATIVE │ │ │ │ -00337dc8 00000017 R_ARM_RELATIVE │ │ │ │ -00337dcc 00000017 R_ARM_RELATIVE │ │ │ │ -00337dd0 00000017 R_ARM_RELATIVE │ │ │ │ -00337df0 00000017 R_ARM_RELATIVE │ │ │ │ -00337df4 00000017 R_ARM_RELATIVE │ │ │ │ -00337df8 00000017 R_ARM_RELATIVE │ │ │ │ -00337e18 00000017 R_ARM_RELATIVE │ │ │ │ -00337e1c 00000017 R_ARM_RELATIVE │ │ │ │ -00337e20 00000017 R_ARM_RELATIVE │ │ │ │ -00337e40 00000017 R_ARM_RELATIVE │ │ │ │ -00337e44 00000017 R_ARM_RELATIVE │ │ │ │ -00337e48 00000017 R_ARM_RELATIVE │ │ │ │ -00337e68 00000017 R_ARM_RELATIVE │ │ │ │ -00337e6c 00000017 R_ARM_RELATIVE │ │ │ │ -00337e70 00000017 R_ARM_RELATIVE │ │ │ │ -00337e90 00000017 R_ARM_RELATIVE │ │ │ │ -00337e94 00000017 R_ARM_RELATIVE │ │ │ │ -00337e98 00000017 R_ARM_RELATIVE │ │ │ │ -00337ee0 00000017 R_ARM_RELATIVE │ │ │ │ -00337ee4 00000017 R_ARM_RELATIVE │ │ │ │ -00337ee8 00000017 R_ARM_RELATIVE │ │ │ │ -00337f08 00000017 R_ARM_RELATIVE │ │ │ │ -00337f0c 00000017 R_ARM_RELATIVE │ │ │ │ -00337f10 00000017 R_ARM_RELATIVE │ │ │ │ -00337f30 00000017 R_ARM_RELATIVE │ │ │ │ -00337f34 00000017 R_ARM_RELATIVE │ │ │ │ -00337f38 00000017 R_ARM_RELATIVE │ │ │ │ -00337f58 00000017 R_ARM_RELATIVE │ │ │ │ -00337f5c 00000017 R_ARM_RELATIVE │ │ │ │ -00337f60 00000017 R_ARM_RELATIVE │ │ │ │ -00337f80 00000017 R_ARM_RELATIVE │ │ │ │ -00337f84 00000017 R_ARM_RELATIVE │ │ │ │ -00337f88 00000017 R_ARM_RELATIVE │ │ │ │ -00337fa8 00000017 R_ARM_RELATIVE │ │ │ │ -00337fac 00000017 R_ARM_RELATIVE │ │ │ │ -00337fb0 00000017 R_ARM_RELATIVE │ │ │ │ -00337fd0 00000017 R_ARM_RELATIVE │ │ │ │ -00337fd4 00000017 R_ARM_RELATIVE │ │ │ │ -00337fd8 00000017 R_ARM_RELATIVE │ │ │ │ -00337ff8 00000017 R_ARM_RELATIVE │ │ │ │ -00337ffc 00000017 R_ARM_RELATIVE │ │ │ │ -00338000 00000017 R_ARM_RELATIVE │ │ │ │ -00338020 00000017 R_ARM_RELATIVE │ │ │ │ -00338024 00000017 R_ARM_RELATIVE │ │ │ │ -00338028 00000017 R_ARM_RELATIVE │ │ │ │ -00338070 00000017 R_ARM_RELATIVE │ │ │ │ -00338074 00000017 R_ARM_RELATIVE │ │ │ │ -00338078 00000017 R_ARM_RELATIVE │ │ │ │ -00338098 00000017 R_ARM_RELATIVE │ │ │ │ -0033809c 00000017 R_ARM_RELATIVE │ │ │ │ -003380a0 00000017 R_ARM_RELATIVE │ │ │ │ -003380c0 00000017 R_ARM_RELATIVE │ │ │ │ -003380c4 00000017 R_ARM_RELATIVE │ │ │ │ -003380c8 00000017 R_ARM_RELATIVE │ │ │ │ -003380e8 00000017 R_ARM_RELATIVE │ │ │ │ -003380ec 00000017 R_ARM_RELATIVE │ │ │ │ -003380f0 00000017 R_ARM_RELATIVE │ │ │ │ -00338110 00000017 R_ARM_RELATIVE │ │ │ │ -00338114 00000017 R_ARM_RELATIVE │ │ │ │ -00338118 00000017 R_ARM_RELATIVE │ │ │ │ -00338138 00000017 R_ARM_RELATIVE │ │ │ │ -0033813c 00000017 R_ARM_RELATIVE │ │ │ │ -00338140 00000017 R_ARM_RELATIVE │ │ │ │ -00338160 00000017 R_ARM_RELATIVE │ │ │ │ -00338164 00000017 R_ARM_RELATIVE │ │ │ │ -00338168 00000017 R_ARM_RELATIVE │ │ │ │ -00338188 00000017 R_ARM_RELATIVE │ │ │ │ -0033818c 00000017 R_ARM_RELATIVE │ │ │ │ -00338190 00000017 R_ARM_RELATIVE │ │ │ │ -003381b0 00000017 R_ARM_RELATIVE │ │ │ │ -003381b4 00000017 R_ARM_RELATIVE │ │ │ │ -003381b8 00000017 R_ARM_RELATIVE │ │ │ │ -003381d8 00000017 R_ARM_RELATIVE │ │ │ │ -003381dc 00000017 R_ARM_RELATIVE │ │ │ │ -003381e0 00000017 R_ARM_RELATIVE │ │ │ │ -00338228 00000017 R_ARM_RELATIVE │ │ │ │ -0033822c 00000017 R_ARM_RELATIVE │ │ │ │ -00338230 00000017 R_ARM_RELATIVE │ │ │ │ -00338234 00000017 R_ARM_RELATIVE │ │ │ │ -00338238 00000017 R_ARM_RELATIVE │ │ │ │ -0033823c 00000017 R_ARM_RELATIVE │ │ │ │ -00338240 00000017 R_ARM_RELATIVE │ │ │ │ -00338244 00000017 R_ARM_RELATIVE │ │ │ │ -00338248 00000017 R_ARM_RELATIVE │ │ │ │ -0033824c 00000017 R_ARM_RELATIVE │ │ │ │ -00338250 00000017 R_ARM_RELATIVE │ │ │ │ -00338254 00000017 R_ARM_RELATIVE │ │ │ │ -0033825c 00000017 R_ARM_RELATIVE │ │ │ │ -00338260 00000017 R_ARM_RELATIVE │ │ │ │ -00338264 00000017 R_ARM_RELATIVE │ │ │ │ -00338268 00000017 R_ARM_RELATIVE │ │ │ │ -0033826c 00000017 R_ARM_RELATIVE │ │ │ │ -00338270 00000017 R_ARM_RELATIVE │ │ │ │ -00338274 00000017 R_ARM_RELATIVE │ │ │ │ -00338278 00000017 R_ARM_RELATIVE │ │ │ │ -0033827c 00000017 R_ARM_RELATIVE │ │ │ │ -00338280 00000017 R_ARM_RELATIVE │ │ │ │ -00338284 00000017 R_ARM_RELATIVE │ │ │ │ -00338288 00000017 R_ARM_RELATIVE │ │ │ │ -0033828c 00000017 R_ARM_RELATIVE │ │ │ │ -00338290 00000017 R_ARM_RELATIVE │ │ │ │ -00338294 00000017 R_ARM_RELATIVE │ │ │ │ -00338298 00000017 R_ARM_RELATIVE │ │ │ │ -0033829c 00000017 R_ARM_RELATIVE │ │ │ │ -003382a0 00000017 R_ARM_RELATIVE │ │ │ │ -003382a4 00000017 R_ARM_RELATIVE │ │ │ │ -003382a8 00000017 R_ARM_RELATIVE │ │ │ │ -003382ac 00000017 R_ARM_RELATIVE │ │ │ │ -003382b0 00000017 R_ARM_RELATIVE │ │ │ │ -003382b4 00000017 R_ARM_RELATIVE │ │ │ │ -003382b8 00000017 R_ARM_RELATIVE │ │ │ │ -003382bc 00000017 R_ARM_RELATIVE │ │ │ │ -003382c4 00000017 R_ARM_RELATIVE │ │ │ │ -003382cc 00000017 R_ARM_RELATIVE │ │ │ │ -003382ec 00000017 R_ARM_RELATIVE │ │ │ │ -003382f4 00000017 R_ARM_RELATIVE │ │ │ │ -00338314 00000017 R_ARM_RELATIVE │ │ │ │ -0033831c 00000017 R_ARM_RELATIVE │ │ │ │ -0033833c 00000017 R_ARM_RELATIVE │ │ │ │ -00338344 00000017 R_ARM_RELATIVE │ │ │ │ -00338364 00000017 R_ARM_RELATIVE │ │ │ │ -0033836c 00000017 R_ARM_RELATIVE │ │ │ │ -0033838c 00000017 R_ARM_RELATIVE │ │ │ │ -00338394 00000017 R_ARM_RELATIVE │ │ │ │ -003383b4 00000017 R_ARM_RELATIVE │ │ │ │ -003383bc 00000017 R_ARM_RELATIVE │ │ │ │ -003383dc 00000017 R_ARM_RELATIVE │ │ │ │ -003383e4 00000017 R_ARM_RELATIVE │ │ │ │ -00338404 00000017 R_ARM_RELATIVE │ │ │ │ -0033840c 00000017 R_ARM_RELATIVE │ │ │ │ -0033842c 00000017 R_ARM_RELATIVE │ │ │ │ -00338434 00000017 R_ARM_RELATIVE │ │ │ │ -00338454 00000017 R_ARM_RELATIVE │ │ │ │ -0033845c 00000017 R_ARM_RELATIVE │ │ │ │ -0033847c 00000017 R_ARM_RELATIVE │ │ │ │ -00338484 00000017 R_ARM_RELATIVE │ │ │ │ -003384a4 00000017 R_ARM_RELATIVE │ │ │ │ -003384ac 00000017 R_ARM_RELATIVE │ │ │ │ -003384cc 00000017 R_ARM_RELATIVE │ │ │ │ -003384d4 00000017 R_ARM_RELATIVE │ │ │ │ -003384f4 00000017 R_ARM_RELATIVE │ │ │ │ -003384fc 00000017 R_ARM_RELATIVE │ │ │ │ -0033851c 00000017 R_ARM_RELATIVE │ │ │ │ -00338524 00000017 R_ARM_RELATIVE │ │ │ │ -00338544 00000017 R_ARM_RELATIVE │ │ │ │ -0033854c 00000017 R_ARM_RELATIVE │ │ │ │ -0033856c 00000017 R_ARM_RELATIVE │ │ │ │ -00338574 00000017 R_ARM_RELATIVE │ │ │ │ -00338594 00000017 R_ARM_RELATIVE │ │ │ │ -0033859c 00000017 R_ARM_RELATIVE │ │ │ │ -003385bc 00000017 R_ARM_RELATIVE │ │ │ │ -003385c4 00000017 R_ARM_RELATIVE │ │ │ │ -003385e4 00000017 R_ARM_RELATIVE │ │ │ │ -003385ec 00000017 R_ARM_RELATIVE │ │ │ │ -0033860c 00000017 R_ARM_RELATIVE │ │ │ │ -00338614 00000017 R_ARM_RELATIVE │ │ │ │ -00338634 00000017 R_ARM_RELATIVE │ │ │ │ -0033863c 00000017 R_ARM_RELATIVE │ │ │ │ -0033865c 00000017 R_ARM_RELATIVE │ │ │ │ -00338664 00000017 R_ARM_RELATIVE │ │ │ │ -00338684 00000017 R_ARM_RELATIVE │ │ │ │ -0033868c 00000017 R_ARM_RELATIVE │ │ │ │ -003386ac 00000017 R_ARM_RELATIVE │ │ │ │ -003386b4 00000017 R_ARM_RELATIVE │ │ │ │ -003386d4 00000017 R_ARM_RELATIVE │ │ │ │ -003386dc 00000017 R_ARM_RELATIVE │ │ │ │ -003386fc 00000017 R_ARM_RELATIVE │ │ │ │ -00338704 00000017 R_ARM_RELATIVE │ │ │ │ -00338724 00000017 R_ARM_RELATIVE │ │ │ │ -0033872c 00000017 R_ARM_RELATIVE │ │ │ │ -0033874c 00000017 R_ARM_RELATIVE │ │ │ │ -00338754 00000017 R_ARM_RELATIVE │ │ │ │ -00338774 00000017 R_ARM_RELATIVE │ │ │ │ -0033877c 00000017 R_ARM_RELATIVE │ │ │ │ -0033879c 00000017 R_ARM_RELATIVE │ │ │ │ -003387a4 00000017 R_ARM_RELATIVE │ │ │ │ -003387c4 00000017 R_ARM_RELATIVE │ │ │ │ -003387cc 00000017 R_ARM_RELATIVE │ │ │ │ -003387ec 00000017 R_ARM_RELATIVE │ │ │ │ -003387f4 00000017 R_ARM_RELATIVE │ │ │ │ -00338814 00000017 R_ARM_RELATIVE │ │ │ │ -0033881c 00000017 R_ARM_RELATIVE │ │ │ │ -0033883c 00000017 R_ARM_RELATIVE │ │ │ │ -00338844 00000017 R_ARM_RELATIVE │ │ │ │ -00338864 00000017 R_ARM_RELATIVE │ │ │ │ -0033886c 00000017 R_ARM_RELATIVE │ │ │ │ -0033888c 00000017 R_ARM_RELATIVE │ │ │ │ -00338894 00000017 R_ARM_RELATIVE │ │ │ │ -003388b4 00000017 R_ARM_RELATIVE │ │ │ │ -003388bc 00000017 R_ARM_RELATIVE │ │ │ │ -003388dc 00000017 R_ARM_RELATIVE │ │ │ │ -003388e4 00000017 R_ARM_RELATIVE │ │ │ │ -00338904 00000017 R_ARM_RELATIVE │ │ │ │ -0033890c 00000017 R_ARM_RELATIVE │ │ │ │ -0033892c 00000017 R_ARM_RELATIVE │ │ │ │ -00338934 00000017 R_ARM_RELATIVE │ │ │ │ -00338954 00000017 R_ARM_RELATIVE │ │ │ │ -0033895c 00000017 R_ARM_RELATIVE │ │ │ │ -0033897c 00000017 R_ARM_RELATIVE │ │ │ │ -00338984 00000017 R_ARM_RELATIVE │ │ │ │ -00338988 00000017 R_ARM_RELATIVE │ │ │ │ -003389a4 00000017 R_ARM_RELATIVE │ │ │ │ -003389ac 00000017 R_ARM_RELATIVE │ │ │ │ -003389b0 00000017 R_ARM_RELATIVE │ │ │ │ -003389cc 00000017 R_ARM_RELATIVE │ │ │ │ -003389d4 00000017 R_ARM_RELATIVE │ │ │ │ -003389d8 00000017 R_ARM_RELATIVE │ │ │ │ -003389f4 00000017 R_ARM_RELATIVE │ │ │ │ -003389fc 00000017 R_ARM_RELATIVE │ │ │ │ -00338a00 00000017 R_ARM_RELATIVE │ │ │ │ -00338a1c 00000017 R_ARM_RELATIVE │ │ │ │ -00338a20 00000017 R_ARM_RELATIVE │ │ │ │ -00338a24 00000017 R_ARM_RELATIVE │ │ │ │ -00338a28 00000017 R_ARM_RELATIVE │ │ │ │ -00338a44 00000017 R_ARM_RELATIVE │ │ │ │ -00338a4c 00000017 R_ARM_RELATIVE │ │ │ │ -00338a50 00000017 R_ARM_RELATIVE │ │ │ │ -00338a6c 00000017 R_ARM_RELATIVE │ │ │ │ -00338a74 00000017 R_ARM_RELATIVE │ │ │ │ -00338a78 00000017 R_ARM_RELATIVE │ │ │ │ -00338a94 00000017 R_ARM_RELATIVE │ │ │ │ -00338a98 00000017 R_ARM_RELATIVE │ │ │ │ -00338a9c 00000017 R_ARM_RELATIVE │ │ │ │ -00338aa0 00000017 R_ARM_RELATIVE │ │ │ │ -00338abc 00000017 R_ARM_RELATIVE │ │ │ │ -00338ac0 00000017 R_ARM_RELATIVE │ │ │ │ -00338ac4 00000017 R_ARM_RELATIVE │ │ │ │ -00338ac8 00000017 R_ARM_RELATIVE │ │ │ │ -00338ae4 00000017 R_ARM_RELATIVE │ │ │ │ -00338ae8 00000017 R_ARM_RELATIVE │ │ │ │ -00338aec 00000017 R_ARM_RELATIVE │ │ │ │ -00338af0 00000017 R_ARM_RELATIVE │ │ │ │ -00338b0c 00000017 R_ARM_RELATIVE │ │ │ │ -00338b10 00000017 R_ARM_RELATIVE │ │ │ │ -00338b14 00000017 R_ARM_RELATIVE │ │ │ │ -00338b18 00000017 R_ARM_RELATIVE │ │ │ │ -00338b34 00000017 R_ARM_RELATIVE │ │ │ │ -00338b38 00000017 R_ARM_RELATIVE │ │ │ │ -00338b3c 00000017 R_ARM_RELATIVE │ │ │ │ -00338b5c 00000017 R_ARM_RELATIVE │ │ │ │ -00338b60 00000017 R_ARM_RELATIVE │ │ │ │ -00338b64 00000017 R_ARM_RELATIVE │ │ │ │ -00338b84 00000017 R_ARM_RELATIVE │ │ │ │ -00338b88 00000017 R_ARM_RELATIVE │ │ │ │ -00338b8c 00000017 R_ARM_RELATIVE │ │ │ │ -00338bac 00000017 R_ARM_RELATIVE │ │ │ │ -00338bb0 00000017 R_ARM_RELATIVE │ │ │ │ -00338bb4 00000017 R_ARM_RELATIVE │ │ │ │ -00338bd4 00000017 R_ARM_RELATIVE │ │ │ │ -00338bd8 00000017 R_ARM_RELATIVE │ │ │ │ -00338bdc 00000017 R_ARM_RELATIVE │ │ │ │ -00338bfc 00000017 R_ARM_RELATIVE │ │ │ │ -00338c00 00000017 R_ARM_RELATIVE │ │ │ │ -00338c04 00000017 R_ARM_RELATIVE │ │ │ │ -00338c24 00000017 R_ARM_RELATIVE │ │ │ │ -00338c2c 00000017 R_ARM_RELATIVE │ │ │ │ -00338c30 00000017 R_ARM_RELATIVE │ │ │ │ -00338c4c 00000017 R_ARM_RELATIVE │ │ │ │ -00338c54 00000017 R_ARM_RELATIVE │ │ │ │ -00338c58 00000017 R_ARM_RELATIVE │ │ │ │ -00338c5c 00000017 R_ARM_RELATIVE │ │ │ │ -00338c74 00000017 R_ARM_RELATIVE │ │ │ │ -00338c7c 00000017 R_ARM_RELATIVE │ │ │ │ -00338c80 00000017 R_ARM_RELATIVE │ │ │ │ -00338c9c 00000017 R_ARM_RELATIVE │ │ │ │ -00338ca0 00000017 R_ARM_RELATIVE │ │ │ │ -00338ca4 00000017 R_ARM_RELATIVE │ │ │ │ -00338cc4 00000017 R_ARM_RELATIVE │ │ │ │ -00338cc8 00000017 R_ARM_RELATIVE │ │ │ │ -00338ccc 00000017 R_ARM_RELATIVE │ │ │ │ -00338cec 00000017 R_ARM_RELATIVE │ │ │ │ -00338cf0 00000017 R_ARM_RELATIVE │ │ │ │ -00338cf4 00000017 R_ARM_RELATIVE │ │ │ │ -00338d14 00000017 R_ARM_RELATIVE │ │ │ │ -00338d18 00000017 R_ARM_RELATIVE │ │ │ │ -00338d1c 00000017 R_ARM_RELATIVE │ │ │ │ -00338d3c 00000017 R_ARM_RELATIVE │ │ │ │ -00338d40 00000017 R_ARM_RELATIVE │ │ │ │ -00338d44 00000017 R_ARM_RELATIVE │ │ │ │ -00338d64 00000017 R_ARM_RELATIVE │ │ │ │ -00338d68 00000017 R_ARM_RELATIVE │ │ │ │ -00338d6c 00000017 R_ARM_RELATIVE │ │ │ │ -00338d8c 00000017 R_ARM_RELATIVE │ │ │ │ -00338d90 00000017 R_ARM_RELATIVE │ │ │ │ -00338d94 00000017 R_ARM_RELATIVE │ │ │ │ -00338d98 00000017 R_ARM_RELATIVE │ │ │ │ -00338d9c 00000017 R_ARM_RELATIVE │ │ │ │ -00338da0 00000017 R_ARM_RELATIVE │ │ │ │ -00338da4 00000017 R_ARM_RELATIVE │ │ │ │ -00338db4 00000017 R_ARM_RELATIVE │ │ │ │ -00338dbc 00000017 R_ARM_RELATIVE │ │ │ │ -00338ddc 00000017 R_ARM_RELATIVE │ │ │ │ -00338de0 00000017 R_ARM_RELATIVE │ │ │ │ -00338de4 00000017 R_ARM_RELATIVE │ │ │ │ -00338e04 00000017 R_ARM_RELATIVE │ │ │ │ -00338e08 00000017 R_ARM_RELATIVE │ │ │ │ -00338e0c 00000017 R_ARM_RELATIVE │ │ │ │ -00338e2c 00000017 R_ARM_RELATIVE │ │ │ │ -00338e34 00000017 R_ARM_RELATIVE │ │ │ │ -00338e54 00000017 R_ARM_RELATIVE │ │ │ │ -00338e5c 00000017 R_ARM_RELATIVE │ │ │ │ -00338e7c 00000017 R_ARM_RELATIVE │ │ │ │ -00338e84 00000017 R_ARM_RELATIVE │ │ │ │ -00338ea4 00000017 R_ARM_RELATIVE │ │ │ │ -00338eac 00000017 R_ARM_RELATIVE │ │ │ │ -00338ecc 00000017 R_ARM_RELATIVE │ │ │ │ -00338ed4 00000017 R_ARM_RELATIVE │ │ │ │ -00338ef4 00000017 R_ARM_RELATIVE │ │ │ │ -00338efc 00000017 R_ARM_RELATIVE │ │ │ │ -00338f1c 00000017 R_ARM_RELATIVE │ │ │ │ -00338f24 00000017 R_ARM_RELATIVE │ │ │ │ -00338f44 00000017 R_ARM_RELATIVE │ │ │ │ -00338f4c 00000017 R_ARM_RELATIVE │ │ │ │ -00338f6c 00000017 R_ARM_RELATIVE │ │ │ │ -00338f74 00000017 R_ARM_RELATIVE │ │ │ │ -00338f94 00000017 R_ARM_RELATIVE │ │ │ │ -00338f9c 00000017 R_ARM_RELATIVE │ │ │ │ -00338fbc 00000017 R_ARM_RELATIVE │ │ │ │ -00338fc4 00000017 R_ARM_RELATIVE │ │ │ │ -00338fe4 00000017 R_ARM_RELATIVE │ │ │ │ -00338fec 00000017 R_ARM_RELATIVE │ │ │ │ -0033900c 00000017 R_ARM_RELATIVE │ │ │ │ -00339014 00000017 R_ARM_RELATIVE │ │ │ │ -00339034 00000017 R_ARM_RELATIVE │ │ │ │ -0033903c 00000017 R_ARM_RELATIVE │ │ │ │ -0033905c 00000017 R_ARM_RELATIVE │ │ │ │ -00339064 00000017 R_ARM_RELATIVE │ │ │ │ -00339084 00000017 R_ARM_RELATIVE │ │ │ │ -0033908c 00000017 R_ARM_RELATIVE │ │ │ │ -003390ac 00000017 R_ARM_RELATIVE │ │ │ │ -003390b4 00000017 R_ARM_RELATIVE │ │ │ │ -003390d4 00000017 R_ARM_RELATIVE │ │ │ │ -003390dc 00000017 R_ARM_RELATIVE │ │ │ │ -003390fc 00000017 R_ARM_RELATIVE │ │ │ │ -00339104 00000017 R_ARM_RELATIVE │ │ │ │ -00339124 00000017 R_ARM_RELATIVE │ │ │ │ -0033912c 00000017 R_ARM_RELATIVE │ │ │ │ -0033914c 00000017 R_ARM_RELATIVE │ │ │ │ -00339154 00000017 R_ARM_RELATIVE │ │ │ │ -00339174 00000017 R_ARM_RELATIVE │ │ │ │ -0033917c 00000017 R_ARM_RELATIVE │ │ │ │ -0033919c 00000017 R_ARM_RELATIVE │ │ │ │ -003391a4 00000017 R_ARM_RELATIVE │ │ │ │ -003391c4 00000017 R_ARM_RELATIVE │ │ │ │ -003391cc 00000017 R_ARM_RELATIVE │ │ │ │ -003391ec 00000017 R_ARM_RELATIVE │ │ │ │ -003391f4 00000017 R_ARM_RELATIVE │ │ │ │ -00339214 00000017 R_ARM_RELATIVE │ │ │ │ -0033921c 00000017 R_ARM_RELATIVE │ │ │ │ -00339264 00000017 R_ARM_RELATIVE │ │ │ │ -0033926c 00000017 R_ARM_RELATIVE │ │ │ │ -00339274 00000017 R_ARM_RELATIVE │ │ │ │ -0033927c 00000017 R_ARM_RELATIVE │ │ │ │ -00339284 00000017 R_ARM_RELATIVE │ │ │ │ -0033928c 00000017 R_ARM_RELATIVE │ │ │ │ -00339294 00000017 R_ARM_RELATIVE │ │ │ │ -0033929c 00000017 R_ARM_RELATIVE │ │ │ │ -003392a4 00000017 R_ARM_RELATIVE │ │ │ │ -003392ac 00000017 R_ARM_RELATIVE │ │ │ │ -003392b4 00000017 R_ARM_RELATIVE │ │ │ │ -003392bc 00000017 R_ARM_RELATIVE │ │ │ │ -003392c0 00000017 R_ARM_RELATIVE │ │ │ │ -003392c4 00000017 R_ARM_RELATIVE │ │ │ │ -003392cc 00000017 R_ARM_RELATIVE │ │ │ │ -003392d0 00000017 R_ARM_RELATIVE │ │ │ │ -003392d4 00000017 R_ARM_RELATIVE │ │ │ │ -003392dc 00000017 R_ARM_RELATIVE │ │ │ │ -003392e0 00000017 R_ARM_RELATIVE │ │ │ │ -003392e4 00000017 R_ARM_RELATIVE │ │ │ │ -003392ec 00000017 R_ARM_RELATIVE │ │ │ │ -003392f0 00000017 R_ARM_RELATIVE │ │ │ │ -003392f4 00000017 R_ARM_RELATIVE │ │ │ │ -003392fc 00000017 R_ARM_RELATIVE │ │ │ │ -00339300 00000017 R_ARM_RELATIVE │ │ │ │ -00339304 00000017 R_ARM_RELATIVE │ │ │ │ -0033930c 00000017 R_ARM_RELATIVE │ │ │ │ -00339310 00000017 R_ARM_RELATIVE │ │ │ │ -00339314 00000017 R_ARM_RELATIVE │ │ │ │ -0033931c 00000017 R_ARM_RELATIVE │ │ │ │ -00339320 00000017 R_ARM_RELATIVE │ │ │ │ -00339324 00000017 R_ARM_RELATIVE │ │ │ │ -0033932c 00000017 R_ARM_RELATIVE │ │ │ │ -00339334 00000017 R_ARM_RELATIVE │ │ │ │ -0033933c 00000017 R_ARM_RELATIVE │ │ │ │ -00339344 00000017 R_ARM_RELATIVE │ │ │ │ -0033934c 00000017 R_ARM_RELATIVE │ │ │ │ -00339354 00000017 R_ARM_RELATIVE │ │ │ │ -0033935c 00000017 R_ARM_RELATIVE │ │ │ │ -00339364 00000017 R_ARM_RELATIVE │ │ │ │ -0033936c 00000017 R_ARM_RELATIVE │ │ │ │ -00339374 00000017 R_ARM_RELATIVE │ │ │ │ -0033937c 00000017 R_ARM_RELATIVE │ │ │ │ -00339384 00000017 R_ARM_RELATIVE │ │ │ │ -0033938c 00000017 R_ARM_RELATIVE │ │ │ │ -00339394 00000017 R_ARM_RELATIVE │ │ │ │ -0033939c 00000017 R_ARM_RELATIVE │ │ │ │ -003393a4 00000017 R_ARM_RELATIVE │ │ │ │ -003393ac 00000017 R_ARM_RELATIVE │ │ │ │ -003393b4 00000017 R_ARM_RELATIVE │ │ │ │ -003393bc 00000017 R_ARM_RELATIVE │ │ │ │ -003393c4 00000017 R_ARM_RELATIVE │ │ │ │ -003393cc 00000017 R_ARM_RELATIVE │ │ │ │ -003393d4 00000017 R_ARM_RELATIVE │ │ │ │ -003393dc 00000017 R_ARM_RELATIVE │ │ │ │ -003393e4 00000017 R_ARM_RELATIVE │ │ │ │ -003393ec 00000017 R_ARM_RELATIVE │ │ │ │ -003393f4 00000017 R_ARM_RELATIVE │ │ │ │ -003393fc 00000017 R_ARM_RELATIVE │ │ │ │ -00339404 00000017 R_ARM_RELATIVE │ │ │ │ -0033940c 00000017 R_ARM_RELATIVE │ │ │ │ -00339414 00000017 R_ARM_RELATIVE │ │ │ │ -0033941c 00000017 R_ARM_RELATIVE │ │ │ │ -00339420 00000017 R_ARM_RELATIVE │ │ │ │ -00339434 00000017 R_ARM_RELATIVE │ │ │ │ -0033943c 00000017 R_ARM_RELATIVE │ │ │ │ -00339440 00000017 R_ARM_RELATIVE │ │ │ │ -00339444 00000017 R_ARM_RELATIVE │ │ │ │ -0033944c 00000017 R_ARM_RELATIVE │ │ │ │ -00339468 00000017 R_ARM_RELATIVE │ │ │ │ -0033946c 00000017 R_ARM_RELATIVE │ │ │ │ -00339470 00000017 R_ARM_RELATIVE │ │ │ │ -00339490 00000017 R_ARM_RELATIVE │ │ │ │ -00339494 00000017 R_ARM_RELATIVE │ │ │ │ -00339498 00000017 R_ARM_RELATIVE │ │ │ │ -003394b8 00000017 R_ARM_RELATIVE │ │ │ │ -003394bc 00000017 R_ARM_RELATIVE │ │ │ │ -003394c0 00000017 R_ARM_RELATIVE │ │ │ │ -003394e0 00000017 R_ARM_RELATIVE │ │ │ │ -003394e4 00000017 R_ARM_RELATIVE │ │ │ │ -003394e8 00000017 R_ARM_RELATIVE │ │ │ │ -00339508 00000017 R_ARM_RELATIVE │ │ │ │ -0033950c 00000017 R_ARM_RELATIVE │ │ │ │ -00339510 00000017 R_ARM_RELATIVE │ │ │ │ -00339530 00000017 R_ARM_RELATIVE │ │ │ │ -00339534 00000017 R_ARM_RELATIVE │ │ │ │ -00339538 00000017 R_ARM_RELATIVE │ │ │ │ -00339558 00000017 R_ARM_RELATIVE │ │ │ │ -0033955c 00000017 R_ARM_RELATIVE │ │ │ │ -00339560 00000017 R_ARM_RELATIVE │ │ │ │ -00339580 00000017 R_ARM_RELATIVE │ │ │ │ -00339584 00000017 R_ARM_RELATIVE │ │ │ │ -00339588 00000017 R_ARM_RELATIVE │ │ │ │ -003395a8 00000017 R_ARM_RELATIVE │ │ │ │ -003395ac 00000017 R_ARM_RELATIVE │ │ │ │ -003395b0 00000017 R_ARM_RELATIVE │ │ │ │ -003395d0 00000017 R_ARM_RELATIVE │ │ │ │ -003395d4 00000017 R_ARM_RELATIVE │ │ │ │ -003395d8 00000017 R_ARM_RELATIVE │ │ │ │ -003395f8 00000017 R_ARM_RELATIVE │ │ │ │ -003395fc 00000017 R_ARM_RELATIVE │ │ │ │ -00339600 00000017 R_ARM_RELATIVE │ │ │ │ -00339620 00000017 R_ARM_RELATIVE │ │ │ │ -00339624 00000017 R_ARM_RELATIVE │ │ │ │ -00339628 00000017 R_ARM_RELATIVE │ │ │ │ -00339648 00000017 R_ARM_RELATIVE │ │ │ │ -0033964c 00000017 R_ARM_RELATIVE │ │ │ │ -00339650 00000017 R_ARM_RELATIVE │ │ │ │ -00339670 00000017 R_ARM_RELATIVE │ │ │ │ -00339674 00000017 R_ARM_RELATIVE │ │ │ │ -00339678 00000017 R_ARM_RELATIVE │ │ │ │ -00339698 00000017 R_ARM_RELATIVE │ │ │ │ -0033969c 00000017 R_ARM_RELATIVE │ │ │ │ -003396a0 00000017 R_ARM_RELATIVE │ │ │ │ -003396c0 00000017 R_ARM_RELATIVE │ │ │ │ -003396c4 00000017 R_ARM_RELATIVE │ │ │ │ -003396c8 00000017 R_ARM_RELATIVE │ │ │ │ -003396e8 00000017 R_ARM_RELATIVE │ │ │ │ -003396ec 00000017 R_ARM_RELATIVE │ │ │ │ -003396f0 00000017 R_ARM_RELATIVE │ │ │ │ -00339710 00000017 R_ARM_RELATIVE │ │ │ │ -00339714 00000017 R_ARM_RELATIVE │ │ │ │ -00339718 00000017 R_ARM_RELATIVE │ │ │ │ -00339738 00000017 R_ARM_RELATIVE │ │ │ │ -0033973c 00000017 R_ARM_RELATIVE │ │ │ │ -00339740 00000017 R_ARM_RELATIVE │ │ │ │ -00339760 00000017 R_ARM_RELATIVE │ │ │ │ -00339764 00000017 R_ARM_RELATIVE │ │ │ │ -00339768 00000017 R_ARM_RELATIVE │ │ │ │ -00339788 00000017 R_ARM_RELATIVE │ │ │ │ -0033978c 00000017 R_ARM_RELATIVE │ │ │ │ -00339790 00000017 R_ARM_RELATIVE │ │ │ │ -003397b0 00000017 R_ARM_RELATIVE │ │ │ │ -003397b4 00000017 R_ARM_RELATIVE │ │ │ │ -003397b8 00000017 R_ARM_RELATIVE │ │ │ │ -003397d8 00000017 R_ARM_RELATIVE │ │ │ │ -003397dc 00000017 R_ARM_RELATIVE │ │ │ │ -003397e0 00000017 R_ARM_RELATIVE │ │ │ │ -00339800 00000017 R_ARM_RELATIVE │ │ │ │ -00339804 00000017 R_ARM_RELATIVE │ │ │ │ -00339808 00000017 R_ARM_RELATIVE │ │ │ │ -00339828 00000017 R_ARM_RELATIVE │ │ │ │ -0033982c 00000017 R_ARM_RELATIVE │ │ │ │ -00339830 00000017 R_ARM_RELATIVE │ │ │ │ -00339850 00000017 R_ARM_RELATIVE │ │ │ │ -00339854 00000017 R_ARM_RELATIVE │ │ │ │ -00339858 00000017 R_ARM_RELATIVE │ │ │ │ -00339878 00000017 R_ARM_RELATIVE │ │ │ │ -0033987c 00000017 R_ARM_RELATIVE │ │ │ │ -00339880 00000017 R_ARM_RELATIVE │ │ │ │ -003398a0 00000017 R_ARM_RELATIVE │ │ │ │ -003398a4 00000017 R_ARM_RELATIVE │ │ │ │ -003398a8 00000017 R_ARM_RELATIVE │ │ │ │ -003398c8 00000017 R_ARM_RELATIVE │ │ │ │ -003398cc 00000017 R_ARM_RELATIVE │ │ │ │ -003398d0 00000017 R_ARM_RELATIVE │ │ │ │ -003398f0 00000017 R_ARM_RELATIVE │ │ │ │ -003398f4 00000017 R_ARM_RELATIVE │ │ │ │ -003398f8 00000017 R_ARM_RELATIVE │ │ │ │ -00339918 00000017 R_ARM_RELATIVE │ │ │ │ -0033991c 00000017 R_ARM_RELATIVE │ │ │ │ -00339920 00000017 R_ARM_RELATIVE │ │ │ │ -00339940 00000017 R_ARM_RELATIVE │ │ │ │ -00339944 00000017 R_ARM_RELATIVE │ │ │ │ -00339948 00000017 R_ARM_RELATIVE │ │ │ │ -00339968 00000017 R_ARM_RELATIVE │ │ │ │ -0033996c 00000017 R_ARM_RELATIVE │ │ │ │ -00339970 00000017 R_ARM_RELATIVE │ │ │ │ -00339990 00000017 R_ARM_RELATIVE │ │ │ │ -00339994 00000017 R_ARM_RELATIVE │ │ │ │ -00339998 00000017 R_ARM_RELATIVE │ │ │ │ -003399b8 00000017 R_ARM_RELATIVE │ │ │ │ -003399bc 00000017 R_ARM_RELATIVE │ │ │ │ -003399c0 00000017 R_ARM_RELATIVE │ │ │ │ -003399e0 00000017 R_ARM_RELATIVE │ │ │ │ -003399e4 00000017 R_ARM_RELATIVE │ │ │ │ -003399e8 00000017 R_ARM_RELATIVE │ │ │ │ -00339a08 00000017 R_ARM_RELATIVE │ │ │ │ -00339a0c 00000017 R_ARM_RELATIVE │ │ │ │ -00339a10 00000017 R_ARM_RELATIVE │ │ │ │ -00339a30 00000017 R_ARM_RELATIVE │ │ │ │ -00339a34 00000017 R_ARM_RELATIVE │ │ │ │ -00339a38 00000017 R_ARM_RELATIVE │ │ │ │ -00339a58 00000017 R_ARM_RELATIVE │ │ │ │ -00339a5c 00000017 R_ARM_RELATIVE │ │ │ │ -00339a60 00000017 R_ARM_RELATIVE │ │ │ │ -00339a80 00000017 R_ARM_RELATIVE │ │ │ │ -00339a84 00000017 R_ARM_RELATIVE │ │ │ │ -00339a88 00000017 R_ARM_RELATIVE │ │ │ │ -00339aa8 00000017 R_ARM_RELATIVE │ │ │ │ -00339aac 00000017 R_ARM_RELATIVE │ │ │ │ -00339ab0 00000017 R_ARM_RELATIVE │ │ │ │ -00339ad0 00000017 R_ARM_RELATIVE │ │ │ │ -00339ad4 00000017 R_ARM_RELATIVE │ │ │ │ -00339ad8 00000017 R_ARM_RELATIVE │ │ │ │ -00339af8 00000017 R_ARM_RELATIVE │ │ │ │ -00339afc 00000017 R_ARM_RELATIVE │ │ │ │ -00339b00 00000017 R_ARM_RELATIVE │ │ │ │ -00339b20 00000017 R_ARM_RELATIVE │ │ │ │ -00339b24 00000017 R_ARM_RELATIVE │ │ │ │ -00339b28 00000017 R_ARM_RELATIVE │ │ │ │ -00339b48 00000017 R_ARM_RELATIVE │ │ │ │ -00339b4c 00000017 R_ARM_RELATIVE │ │ │ │ -00339b50 00000017 R_ARM_RELATIVE │ │ │ │ -00339b70 00000017 R_ARM_RELATIVE │ │ │ │ -00339b74 00000017 R_ARM_RELATIVE │ │ │ │ -00339b78 00000017 R_ARM_RELATIVE │ │ │ │ -00339b98 00000017 R_ARM_RELATIVE │ │ │ │ -00339b9c 00000017 R_ARM_RELATIVE │ │ │ │ -00339ba0 00000017 R_ARM_RELATIVE │ │ │ │ -00339bc0 00000017 R_ARM_RELATIVE │ │ │ │ -00339bc4 00000017 R_ARM_RELATIVE │ │ │ │ -00339bc8 00000017 R_ARM_RELATIVE │ │ │ │ -00339be8 00000017 R_ARM_RELATIVE │ │ │ │ -00339bec 00000017 R_ARM_RELATIVE │ │ │ │ -00339bf0 00000017 R_ARM_RELATIVE │ │ │ │ -00339c10 00000017 R_ARM_RELATIVE │ │ │ │ -00339c14 00000017 R_ARM_RELATIVE │ │ │ │ -00339c18 00000017 R_ARM_RELATIVE │ │ │ │ -00339c38 00000017 R_ARM_RELATIVE │ │ │ │ -00339c3c 00000017 R_ARM_RELATIVE │ │ │ │ -00339c40 00000017 R_ARM_RELATIVE │ │ │ │ -00339c60 00000017 R_ARM_RELATIVE │ │ │ │ -00339c64 00000017 R_ARM_RELATIVE │ │ │ │ -00339c68 00000017 R_ARM_RELATIVE │ │ │ │ -00339c88 00000017 R_ARM_RELATIVE │ │ │ │ -00339c8c 00000017 R_ARM_RELATIVE │ │ │ │ -00339c90 00000017 R_ARM_RELATIVE │ │ │ │ -00339cb0 00000017 R_ARM_RELATIVE │ │ │ │ -00339cb4 00000017 R_ARM_RELATIVE │ │ │ │ -00339cb8 00000017 R_ARM_RELATIVE │ │ │ │ -00339cd8 00000017 R_ARM_RELATIVE │ │ │ │ -00339cdc 00000017 R_ARM_RELATIVE │ │ │ │ -00339ce0 00000017 R_ARM_RELATIVE │ │ │ │ -00339d00 00000017 R_ARM_RELATIVE │ │ │ │ -00339d04 00000017 R_ARM_RELATIVE │ │ │ │ -00339d08 00000017 R_ARM_RELATIVE │ │ │ │ -00339d28 00000017 R_ARM_RELATIVE │ │ │ │ -00339d2c 00000017 R_ARM_RELATIVE │ │ │ │ -00339d30 00000017 R_ARM_RELATIVE │ │ │ │ -00339d50 00000017 R_ARM_RELATIVE │ │ │ │ -00339d54 00000017 R_ARM_RELATIVE │ │ │ │ -00339d58 00000017 R_ARM_RELATIVE │ │ │ │ -00339d78 00000017 R_ARM_RELATIVE │ │ │ │ -00339d7c 00000017 R_ARM_RELATIVE │ │ │ │ -00339d80 00000017 R_ARM_RELATIVE │ │ │ │ -00339da0 00000017 R_ARM_RELATIVE │ │ │ │ -00339da4 00000017 R_ARM_RELATIVE │ │ │ │ -00339da8 00000017 R_ARM_RELATIVE │ │ │ │ -00339dc8 00000017 R_ARM_RELATIVE │ │ │ │ -00339dcc 00000017 R_ARM_RELATIVE │ │ │ │ -00339dd0 00000017 R_ARM_RELATIVE │ │ │ │ -00339df0 00000017 R_ARM_RELATIVE │ │ │ │ -00339df4 00000017 R_ARM_RELATIVE │ │ │ │ -00339df8 00000017 R_ARM_RELATIVE │ │ │ │ -00339e18 00000017 R_ARM_RELATIVE │ │ │ │ -00339e1c 00000017 R_ARM_RELATIVE │ │ │ │ -00339e20 00000017 R_ARM_RELATIVE │ │ │ │ -00339e40 00000017 R_ARM_RELATIVE │ │ │ │ -00339e44 00000017 R_ARM_RELATIVE │ │ │ │ -00339e48 00000017 R_ARM_RELATIVE │ │ │ │ -00339e68 00000017 R_ARM_RELATIVE │ │ │ │ -00339e6c 00000017 R_ARM_RELATIVE │ │ │ │ -00339e70 00000017 R_ARM_RELATIVE │ │ │ │ -00339e90 00000017 R_ARM_RELATIVE │ │ │ │ -00339e94 00000017 R_ARM_RELATIVE │ │ │ │ -00339e98 00000017 R_ARM_RELATIVE │ │ │ │ -00339eb8 00000017 R_ARM_RELATIVE │ │ │ │ -00339ebc 00000017 R_ARM_RELATIVE │ │ │ │ -00339ec0 00000017 R_ARM_RELATIVE │ │ │ │ -00339ee0 00000017 R_ARM_RELATIVE │ │ │ │ -00339ee4 00000017 R_ARM_RELATIVE │ │ │ │ -00339ee8 00000017 R_ARM_RELATIVE │ │ │ │ -00339f08 00000017 R_ARM_RELATIVE │ │ │ │ -00339f0c 00000017 R_ARM_RELATIVE │ │ │ │ -00339f10 00000017 R_ARM_RELATIVE │ │ │ │ -00339f30 00000017 R_ARM_RELATIVE │ │ │ │ -00339f34 00000017 R_ARM_RELATIVE │ │ │ │ -00339f38 00000017 R_ARM_RELATIVE │ │ │ │ -00339f58 00000017 R_ARM_RELATIVE │ │ │ │ -00339f5c 00000017 R_ARM_RELATIVE │ │ │ │ -00339f60 00000017 R_ARM_RELATIVE │ │ │ │ -00339f80 00000017 R_ARM_RELATIVE │ │ │ │ -00339f84 00000017 R_ARM_RELATIVE │ │ │ │ -00339f88 00000017 R_ARM_RELATIVE │ │ │ │ -00339fa8 00000017 R_ARM_RELATIVE │ │ │ │ -00339fac 00000017 R_ARM_RELATIVE │ │ │ │ -00339fb0 00000017 R_ARM_RELATIVE │ │ │ │ -00339fd0 00000017 R_ARM_RELATIVE │ │ │ │ -00339fd4 00000017 R_ARM_RELATIVE │ │ │ │ -00339fd8 00000017 R_ARM_RELATIVE │ │ │ │ -00339ff8 00000017 R_ARM_RELATIVE │ │ │ │ -00339ffc 00000017 R_ARM_RELATIVE │ │ │ │ -0033a000 00000017 R_ARM_RELATIVE │ │ │ │ -0033a020 00000017 R_ARM_RELATIVE │ │ │ │ -0033a024 00000017 R_ARM_RELATIVE │ │ │ │ -0033a028 00000017 R_ARM_RELATIVE │ │ │ │ -0033a048 00000017 R_ARM_RELATIVE │ │ │ │ -0033a04c 00000017 R_ARM_RELATIVE │ │ │ │ -0033a050 00000017 R_ARM_RELATIVE │ │ │ │ -0033a070 00000017 R_ARM_RELATIVE │ │ │ │ -0033a074 00000017 R_ARM_RELATIVE │ │ │ │ -0033a078 00000017 R_ARM_RELATIVE │ │ │ │ -0033a098 00000017 R_ARM_RELATIVE │ │ │ │ -0033a09c 00000017 R_ARM_RELATIVE │ │ │ │ -0033a0a0 00000017 R_ARM_RELATIVE │ │ │ │ -0033a0c0 00000017 R_ARM_RELATIVE │ │ │ │ -0033a0c4 00000017 R_ARM_RELATIVE │ │ │ │ -0033a0c8 00000017 R_ARM_RELATIVE │ │ │ │ -0033a0e8 00000017 R_ARM_RELATIVE │ │ │ │ -0033a0ec 00000017 R_ARM_RELATIVE │ │ │ │ -0033a0f0 00000017 R_ARM_RELATIVE │ │ │ │ -0033a110 00000017 R_ARM_RELATIVE │ │ │ │ -0033a114 00000017 R_ARM_RELATIVE │ │ │ │ -0033a118 00000017 R_ARM_RELATIVE │ │ │ │ -0033a138 00000017 R_ARM_RELATIVE │ │ │ │ -0033a13c 00000017 R_ARM_RELATIVE │ │ │ │ -0033a140 00000017 R_ARM_RELATIVE │ │ │ │ -0033a160 00000017 R_ARM_RELATIVE │ │ │ │ -0033a164 00000017 R_ARM_RELATIVE │ │ │ │ -0033a168 00000017 R_ARM_RELATIVE │ │ │ │ -0033a188 00000017 R_ARM_RELATIVE │ │ │ │ -0033a18c 00000017 R_ARM_RELATIVE │ │ │ │ -0033a190 00000017 R_ARM_RELATIVE │ │ │ │ -0033a1b0 00000017 R_ARM_RELATIVE │ │ │ │ -0033a1b4 00000017 R_ARM_RELATIVE │ │ │ │ -0033a1b8 00000017 R_ARM_RELATIVE │ │ │ │ -0033a1d8 00000017 R_ARM_RELATIVE │ │ │ │ -0033a1dc 00000017 R_ARM_RELATIVE │ │ │ │ -0033a1e0 00000017 R_ARM_RELATIVE │ │ │ │ -0033a200 00000017 R_ARM_RELATIVE │ │ │ │ -0033a204 00000017 R_ARM_RELATIVE │ │ │ │ -0033a208 00000017 R_ARM_RELATIVE │ │ │ │ -0033a228 00000017 R_ARM_RELATIVE │ │ │ │ -0033a22c 00000017 R_ARM_RELATIVE │ │ │ │ -0033a230 00000017 R_ARM_RELATIVE │ │ │ │ -0033a250 00000017 R_ARM_RELATIVE │ │ │ │ -0033a254 00000017 R_ARM_RELATIVE │ │ │ │ -0033a258 00000017 R_ARM_RELATIVE │ │ │ │ -0033a278 00000017 R_ARM_RELATIVE │ │ │ │ -0033a27c 00000017 R_ARM_RELATIVE │ │ │ │ -0033a280 00000017 R_ARM_RELATIVE │ │ │ │ -0033a2a0 00000017 R_ARM_RELATIVE │ │ │ │ -0033a2a4 00000017 R_ARM_RELATIVE │ │ │ │ -0033a2a8 00000017 R_ARM_RELATIVE │ │ │ │ -0033a2c8 00000017 R_ARM_RELATIVE │ │ │ │ -0033a2cc 00000017 R_ARM_RELATIVE │ │ │ │ -0033a2d0 00000017 R_ARM_RELATIVE │ │ │ │ -0033a2f0 00000017 R_ARM_RELATIVE │ │ │ │ -0033a2f4 00000017 R_ARM_RELATIVE │ │ │ │ -0033a2f8 00000017 R_ARM_RELATIVE │ │ │ │ -0033a318 00000017 R_ARM_RELATIVE │ │ │ │ -0033a31c 00000017 R_ARM_RELATIVE │ │ │ │ -0033a320 00000017 R_ARM_RELATIVE │ │ │ │ -0033a340 00000017 R_ARM_RELATIVE │ │ │ │ -0033a344 00000017 R_ARM_RELATIVE │ │ │ │ -0033a348 00000017 R_ARM_RELATIVE │ │ │ │ -0033a368 00000017 R_ARM_RELATIVE │ │ │ │ -0033a36c 00000017 R_ARM_RELATIVE │ │ │ │ -0033a370 00000017 R_ARM_RELATIVE │ │ │ │ -0033a390 00000017 R_ARM_RELATIVE │ │ │ │ -0033a394 00000017 R_ARM_RELATIVE │ │ │ │ -0033a398 00000017 R_ARM_RELATIVE │ │ │ │ -0033a3b8 00000017 R_ARM_RELATIVE │ │ │ │ -0033a3bc 00000017 R_ARM_RELATIVE │ │ │ │ -0033a3c0 00000017 R_ARM_RELATIVE │ │ │ │ -0033a3e0 00000017 R_ARM_RELATIVE │ │ │ │ -0033a3e4 00000017 R_ARM_RELATIVE │ │ │ │ -0033a3e8 00000017 R_ARM_RELATIVE │ │ │ │ -0033a408 00000017 R_ARM_RELATIVE │ │ │ │ -0033a40c 00000017 R_ARM_RELATIVE │ │ │ │ -0033a410 00000017 R_ARM_RELATIVE │ │ │ │ -0033a430 00000017 R_ARM_RELATIVE │ │ │ │ -0033a434 00000017 R_ARM_RELATIVE │ │ │ │ -0033a438 00000017 R_ARM_RELATIVE │ │ │ │ -0033a458 00000017 R_ARM_RELATIVE │ │ │ │ -0033a45c 00000017 R_ARM_RELATIVE │ │ │ │ -0033a460 00000017 R_ARM_RELATIVE │ │ │ │ -0033a480 00000017 R_ARM_RELATIVE │ │ │ │ -0033a484 00000017 R_ARM_RELATIVE │ │ │ │ -0033a488 00000017 R_ARM_RELATIVE │ │ │ │ -0033a4a8 00000017 R_ARM_RELATIVE │ │ │ │ -0033a4ac 00000017 R_ARM_RELATIVE │ │ │ │ -0033a4b0 00000017 R_ARM_RELATIVE │ │ │ │ -0033a4d0 00000017 R_ARM_RELATIVE │ │ │ │ -0033a4d4 00000017 R_ARM_RELATIVE │ │ │ │ -0033a4d8 00000017 R_ARM_RELATIVE │ │ │ │ -0033a4f8 00000017 R_ARM_RELATIVE │ │ │ │ -0033a4fc 00000017 R_ARM_RELATIVE │ │ │ │ -0033a500 00000017 R_ARM_RELATIVE │ │ │ │ -0033a520 00000017 R_ARM_RELATIVE │ │ │ │ -0033a524 00000017 R_ARM_RELATIVE │ │ │ │ -0033a528 00000017 R_ARM_RELATIVE │ │ │ │ -0033a548 00000017 R_ARM_RELATIVE │ │ │ │ -0033a54c 00000017 R_ARM_RELATIVE │ │ │ │ -0033a550 00000017 R_ARM_RELATIVE │ │ │ │ -0033a570 00000017 R_ARM_RELATIVE │ │ │ │ -0033a574 00000017 R_ARM_RELATIVE │ │ │ │ -0033a578 00000017 R_ARM_RELATIVE │ │ │ │ -0033a598 00000017 R_ARM_RELATIVE │ │ │ │ -0033a59c 00000017 R_ARM_RELATIVE │ │ │ │ -0033a5a0 00000017 R_ARM_RELATIVE │ │ │ │ -0033a5c0 00000017 R_ARM_RELATIVE │ │ │ │ -0033a5c4 00000017 R_ARM_RELATIVE │ │ │ │ -0033a5c8 00000017 R_ARM_RELATIVE │ │ │ │ -0033a5e8 00000017 R_ARM_RELATIVE │ │ │ │ -0033a5ec 00000017 R_ARM_RELATIVE │ │ │ │ -0033a5f0 00000017 R_ARM_RELATIVE │ │ │ │ -0033a610 00000017 R_ARM_RELATIVE │ │ │ │ -0033a614 00000017 R_ARM_RELATIVE │ │ │ │ -0033a618 00000017 R_ARM_RELATIVE │ │ │ │ -0033a638 00000017 R_ARM_RELATIVE │ │ │ │ -0033a63c 00000017 R_ARM_RELATIVE │ │ │ │ -0033a640 00000017 R_ARM_RELATIVE │ │ │ │ -0033a660 00000017 R_ARM_RELATIVE │ │ │ │ -0033a664 00000017 R_ARM_RELATIVE │ │ │ │ -0033a668 00000017 R_ARM_RELATIVE │ │ │ │ -0033a688 00000017 R_ARM_RELATIVE │ │ │ │ -0033a68c 00000017 R_ARM_RELATIVE │ │ │ │ -0033a690 00000017 R_ARM_RELATIVE │ │ │ │ -0033a6b0 00000017 R_ARM_RELATIVE │ │ │ │ -0033a6b4 00000017 R_ARM_RELATIVE │ │ │ │ -0033a6b8 00000017 R_ARM_RELATIVE │ │ │ │ -0033a6d8 00000017 R_ARM_RELATIVE │ │ │ │ -0033a6dc 00000017 R_ARM_RELATIVE │ │ │ │ -0033a6e0 00000017 R_ARM_RELATIVE │ │ │ │ -0033a700 00000017 R_ARM_RELATIVE │ │ │ │ -0033a704 00000017 R_ARM_RELATIVE │ │ │ │ -0033a708 00000017 R_ARM_RELATIVE │ │ │ │ -0033a728 00000017 R_ARM_RELATIVE │ │ │ │ -0033a72c 00000017 R_ARM_RELATIVE │ │ │ │ -0033a730 00000017 R_ARM_RELATIVE │ │ │ │ -0033a750 00000017 R_ARM_RELATIVE │ │ │ │ -0033a754 00000017 R_ARM_RELATIVE │ │ │ │ -0033a758 00000017 R_ARM_RELATIVE │ │ │ │ -0033a778 00000017 R_ARM_RELATIVE │ │ │ │ -0033a77c 00000017 R_ARM_RELATIVE │ │ │ │ -0033a780 00000017 R_ARM_RELATIVE │ │ │ │ -0033a7a0 00000017 R_ARM_RELATIVE │ │ │ │ -0033a7a4 00000017 R_ARM_RELATIVE │ │ │ │ -0033a7a8 00000017 R_ARM_RELATIVE │ │ │ │ -0033a7c8 00000017 R_ARM_RELATIVE │ │ │ │ -0033a7cc 00000017 R_ARM_RELATIVE │ │ │ │ -0033a7d0 00000017 R_ARM_RELATIVE │ │ │ │ -0033a7f0 00000017 R_ARM_RELATIVE │ │ │ │ -0033a7f4 00000017 R_ARM_RELATIVE │ │ │ │ -0033a7f8 00000017 R_ARM_RELATIVE │ │ │ │ -0033a818 00000017 R_ARM_RELATIVE │ │ │ │ -0033a81c 00000017 R_ARM_RELATIVE │ │ │ │ -0033a820 00000017 R_ARM_RELATIVE │ │ │ │ -0033a840 00000017 R_ARM_RELATIVE │ │ │ │ -0033a844 00000017 R_ARM_RELATIVE │ │ │ │ -0033a848 00000017 R_ARM_RELATIVE │ │ │ │ -0033a868 00000017 R_ARM_RELATIVE │ │ │ │ -0033a86c 00000017 R_ARM_RELATIVE │ │ │ │ -0033a870 00000017 R_ARM_RELATIVE │ │ │ │ -0033a890 00000017 R_ARM_RELATIVE │ │ │ │ -0033a894 00000017 R_ARM_RELATIVE │ │ │ │ -0033a898 00000017 R_ARM_RELATIVE │ │ │ │ -0033a8b8 00000017 R_ARM_RELATIVE │ │ │ │ -0033a8bc 00000017 R_ARM_RELATIVE │ │ │ │ -0033a8c0 00000017 R_ARM_RELATIVE │ │ │ │ -0033a8e0 00000017 R_ARM_RELATIVE │ │ │ │ -0033a8e4 00000017 R_ARM_RELATIVE │ │ │ │ -0033a8e8 00000017 R_ARM_RELATIVE │ │ │ │ -0033a930 00000017 R_ARM_RELATIVE │ │ │ │ -0033a934 00000017 R_ARM_RELATIVE │ │ │ │ -0033a938 00000017 R_ARM_RELATIVE │ │ │ │ -0033a93c 00000017 R_ARM_RELATIVE │ │ │ │ -0033a940 00000017 R_ARM_RELATIVE │ │ │ │ -0033a944 00000017 R_ARM_RELATIVE │ │ │ │ -0033a948 00000017 R_ARM_RELATIVE │ │ │ │ -0033a94c 00000017 R_ARM_RELATIVE │ │ │ │ -0033a950 00000017 R_ARM_RELATIVE │ │ │ │ -0033a954 00000017 R_ARM_RELATIVE │ │ │ │ -0033a958 00000017 R_ARM_RELATIVE │ │ │ │ -0033a95c 00000017 R_ARM_RELATIVE │ │ │ │ -0033a960 00000017 R_ARM_RELATIVE │ │ │ │ -0033a964 00000017 R_ARM_RELATIVE │ │ │ │ -0033a968 00000017 R_ARM_RELATIVE │ │ │ │ -0033a970 00000017 R_ARM_RELATIVE │ │ │ │ -0033a978 00000017 R_ARM_RELATIVE │ │ │ │ -0033a998 00000017 R_ARM_RELATIVE │ │ │ │ -0033a9a0 00000017 R_ARM_RELATIVE │ │ │ │ -0033a9c0 00000017 R_ARM_RELATIVE │ │ │ │ -0033a9c8 00000017 R_ARM_RELATIVE │ │ │ │ -0033a9e8 00000017 R_ARM_RELATIVE │ │ │ │ -0033a9f0 00000017 R_ARM_RELATIVE │ │ │ │ -0033aa10 00000017 R_ARM_RELATIVE │ │ │ │ -0033aa18 00000017 R_ARM_RELATIVE │ │ │ │ -0033aa38 00000017 R_ARM_RELATIVE │ │ │ │ -0033aa40 00000017 R_ARM_RELATIVE │ │ │ │ -0033aa60 00000017 R_ARM_RELATIVE │ │ │ │ -0033aa68 00000017 R_ARM_RELATIVE │ │ │ │ -0033aa88 00000017 R_ARM_RELATIVE │ │ │ │ -0033aa90 00000017 R_ARM_RELATIVE │ │ │ │ -0033aab0 00000017 R_ARM_RELATIVE │ │ │ │ -0033aab8 00000017 R_ARM_RELATIVE │ │ │ │ -0033aad8 00000017 R_ARM_RELATIVE │ │ │ │ -0033aae0 00000017 R_ARM_RELATIVE │ │ │ │ -0033ab00 00000017 R_ARM_RELATIVE │ │ │ │ -0033ab08 00000017 R_ARM_RELATIVE │ │ │ │ -0033ab28 00000017 R_ARM_RELATIVE │ │ │ │ -0033ab30 00000017 R_ARM_RELATIVE │ │ │ │ -0033ab50 00000017 R_ARM_RELATIVE │ │ │ │ -0033ab58 00000017 R_ARM_RELATIVE │ │ │ │ -0033ab78 00000017 R_ARM_RELATIVE │ │ │ │ -0033ab80 00000017 R_ARM_RELATIVE │ │ │ │ -0033aba0 00000017 R_ARM_RELATIVE │ │ │ │ -0033aba8 00000017 R_ARM_RELATIVE │ │ │ │ -0033abc8 00000017 R_ARM_RELATIVE │ │ │ │ -0033abd0 00000017 R_ARM_RELATIVE │ │ │ │ -0033ac18 00000017 R_ARM_RELATIVE │ │ │ │ -0033ac20 00000017 R_ARM_RELATIVE │ │ │ │ -0033ac40 00000017 R_ARM_RELATIVE │ │ │ │ -0033ac48 00000017 R_ARM_RELATIVE │ │ │ │ -0033ac68 00000017 R_ARM_RELATIVE │ │ │ │ -0033ac70 00000017 R_ARM_RELATIVE │ │ │ │ -0033ac90 00000017 R_ARM_RELATIVE │ │ │ │ -0033ac98 00000017 R_ARM_RELATIVE │ │ │ │ -0033acb8 00000017 R_ARM_RELATIVE │ │ │ │ -0033acc0 00000017 R_ARM_RELATIVE │ │ │ │ -0033ace0 00000017 R_ARM_RELATIVE │ │ │ │ -0033ace8 00000017 R_ARM_RELATIVE │ │ │ │ -0033ad08 00000017 R_ARM_RELATIVE │ │ │ │ -0033ad10 00000017 R_ARM_RELATIVE │ │ │ │ -0033ad30 00000017 R_ARM_RELATIVE │ │ │ │ -0033ad38 00000017 R_ARM_RELATIVE │ │ │ │ -0033ad58 00000017 R_ARM_RELATIVE │ │ │ │ -0033ad60 00000017 R_ARM_RELATIVE │ │ │ │ -0033ad80 00000017 R_ARM_RELATIVE │ │ │ │ -0033ad88 00000017 R_ARM_RELATIVE │ │ │ │ -0033ada8 00000017 R_ARM_RELATIVE │ │ │ │ -0033adb0 00000017 R_ARM_RELATIVE │ │ │ │ -0033add0 00000017 R_ARM_RELATIVE │ │ │ │ -0033add8 00000017 R_ARM_RELATIVE │ │ │ │ -0033adf8 00000017 R_ARM_RELATIVE │ │ │ │ -0033ae00 00000017 R_ARM_RELATIVE │ │ │ │ -0033ae20 00000017 R_ARM_RELATIVE │ │ │ │ -0033ae28 00000017 R_ARM_RELATIVE │ │ │ │ -0033ae70 00000017 R_ARM_RELATIVE │ │ │ │ -0033ae78 00000017 R_ARM_RELATIVE │ │ │ │ -0033ae98 00000017 R_ARM_RELATIVE │ │ │ │ -0033aea0 00000017 R_ARM_RELATIVE │ │ │ │ -0033aec0 00000017 R_ARM_RELATIVE │ │ │ │ -0033aec8 00000017 R_ARM_RELATIVE │ │ │ │ -0033aee8 00000017 R_ARM_RELATIVE │ │ │ │ -0033aef0 00000017 R_ARM_RELATIVE │ │ │ │ -0033af10 00000017 R_ARM_RELATIVE │ │ │ │ -0033af18 00000017 R_ARM_RELATIVE │ │ │ │ -0033af38 00000017 R_ARM_RELATIVE │ │ │ │ -0033af40 00000017 R_ARM_RELATIVE │ │ │ │ -0033af60 00000017 R_ARM_RELATIVE │ │ │ │ -0033af68 00000017 R_ARM_RELATIVE │ │ │ │ -0033af88 00000017 R_ARM_RELATIVE │ │ │ │ -0033af90 00000017 R_ARM_RELATIVE │ │ │ │ -0033afb0 00000017 R_ARM_RELATIVE │ │ │ │ -0033afb8 00000017 R_ARM_RELATIVE │ │ │ │ -0033afd8 00000017 R_ARM_RELATIVE │ │ │ │ -0033afe0 00000017 R_ARM_RELATIVE │ │ │ │ -0033b000 00000017 R_ARM_RELATIVE │ │ │ │ -0033b008 00000017 R_ARM_RELATIVE │ │ │ │ -0033b028 00000017 R_ARM_RELATIVE │ │ │ │ -0033b030 00000017 R_ARM_RELATIVE │ │ │ │ -0033b078 00000017 R_ARM_RELATIVE │ │ │ │ -0033b080 00000017 R_ARM_RELATIVE │ │ │ │ -0033b0a0 00000017 R_ARM_RELATIVE │ │ │ │ -0033b0a8 00000017 R_ARM_RELATIVE │ │ │ │ -0033b0c8 00000017 R_ARM_RELATIVE │ │ │ │ -0033b0d0 00000017 R_ARM_RELATIVE │ │ │ │ -0033b0f0 00000017 R_ARM_RELATIVE │ │ │ │ -0033b0f8 00000017 R_ARM_RELATIVE │ │ │ │ -0033b118 00000017 R_ARM_RELATIVE │ │ │ │ -0033b120 00000017 R_ARM_RELATIVE │ │ │ │ -0033b140 00000017 R_ARM_RELATIVE │ │ │ │ -0033b148 00000017 R_ARM_RELATIVE │ │ │ │ -0033b168 00000017 R_ARM_RELATIVE │ │ │ │ -0033b170 00000017 R_ARM_RELATIVE │ │ │ │ -0033b190 00000017 R_ARM_RELATIVE │ │ │ │ -0033b198 00000017 R_ARM_RELATIVE │ │ │ │ -0033b1b8 00000017 R_ARM_RELATIVE │ │ │ │ -0033b1c0 00000017 R_ARM_RELATIVE │ │ │ │ -0033b1e0 00000017 R_ARM_RELATIVE │ │ │ │ -0033b1e8 00000017 R_ARM_RELATIVE │ │ │ │ -0033b208 00000017 R_ARM_RELATIVE │ │ │ │ -0033b210 00000017 R_ARM_RELATIVE │ │ │ │ -0033b230 00000017 R_ARM_RELATIVE │ │ │ │ -0033b238 00000017 R_ARM_RELATIVE │ │ │ │ -0033b258 00000017 R_ARM_RELATIVE │ │ │ │ -0033b260 00000017 R_ARM_RELATIVE │ │ │ │ -0033b280 00000017 R_ARM_RELATIVE │ │ │ │ -0033b288 00000017 R_ARM_RELATIVE │ │ │ │ -0033b2a8 00000017 R_ARM_RELATIVE │ │ │ │ -0033b2b0 00000017 R_ARM_RELATIVE │ │ │ │ -0033b2d0 00000017 R_ARM_RELATIVE │ │ │ │ -0033b2d8 00000017 R_ARM_RELATIVE │ │ │ │ -0033b2f8 00000017 R_ARM_RELATIVE │ │ │ │ -0033b300 00000017 R_ARM_RELATIVE │ │ │ │ -0033b320 00000017 R_ARM_RELATIVE │ │ │ │ -0033b328 00000017 R_ARM_RELATIVE │ │ │ │ -0033b348 00000017 R_ARM_RELATIVE │ │ │ │ -0033b350 00000017 R_ARM_RELATIVE │ │ │ │ -0033b398 00000017 R_ARM_RELATIVE │ │ │ │ -0033b3a0 00000017 R_ARM_RELATIVE │ │ │ │ -0033b3c0 00000017 R_ARM_RELATIVE │ │ │ │ -0033b3c8 00000017 R_ARM_RELATIVE │ │ │ │ -0033b3e8 00000017 R_ARM_RELATIVE │ │ │ │ -0033b3f0 00000017 R_ARM_RELATIVE │ │ │ │ -0033b410 00000017 R_ARM_RELATIVE │ │ │ │ -0033b418 00000017 R_ARM_RELATIVE │ │ │ │ -0033b438 00000017 R_ARM_RELATIVE │ │ │ │ -0033b440 00000017 R_ARM_RELATIVE │ │ │ │ -0033b460 00000017 R_ARM_RELATIVE │ │ │ │ -0033b468 00000017 R_ARM_RELATIVE │ │ │ │ -0033b488 00000017 R_ARM_RELATIVE │ │ │ │ -0033b490 00000017 R_ARM_RELATIVE │ │ │ │ -0033b4b0 00000017 R_ARM_RELATIVE │ │ │ │ -0033b4b8 00000017 R_ARM_RELATIVE │ │ │ │ -0033b4d8 00000017 R_ARM_RELATIVE │ │ │ │ -0033b4e0 00000017 R_ARM_RELATIVE │ │ │ │ -0033b500 00000017 R_ARM_RELATIVE │ │ │ │ -0033b508 00000017 R_ARM_RELATIVE │ │ │ │ -0033b528 00000017 R_ARM_RELATIVE │ │ │ │ -0033b530 00000017 R_ARM_RELATIVE │ │ │ │ -0033b550 00000017 R_ARM_RELATIVE │ │ │ │ -0033b558 00000017 R_ARM_RELATIVE │ │ │ │ -0033b578 00000017 R_ARM_RELATIVE │ │ │ │ -0033b580 00000017 R_ARM_RELATIVE │ │ │ │ -0033b5a0 00000017 R_ARM_RELATIVE │ │ │ │ -0033b5a8 00000017 R_ARM_RELATIVE │ │ │ │ -0033b5c8 00000017 R_ARM_RELATIVE │ │ │ │ -0033b5d0 00000017 R_ARM_RELATIVE │ │ │ │ -0033b5f0 00000017 R_ARM_RELATIVE │ │ │ │ -0033b5f8 00000017 R_ARM_RELATIVE │ │ │ │ -0033b640 00000017 R_ARM_RELATIVE │ │ │ │ -0033b648 00000017 R_ARM_RELATIVE │ │ │ │ -0033b668 00000017 R_ARM_RELATIVE │ │ │ │ -0033b670 00000017 R_ARM_RELATIVE │ │ │ │ -0033b690 00000017 R_ARM_RELATIVE │ │ │ │ -0033b698 00000017 R_ARM_RELATIVE │ │ │ │ -0033b6b8 00000017 R_ARM_RELATIVE │ │ │ │ -0033b6c0 00000017 R_ARM_RELATIVE │ │ │ │ -0033b6e0 00000017 R_ARM_RELATIVE │ │ │ │ -0033b6e8 00000017 R_ARM_RELATIVE │ │ │ │ -0033b708 00000017 R_ARM_RELATIVE │ │ │ │ -0033b710 00000017 R_ARM_RELATIVE │ │ │ │ -0033b730 00000017 R_ARM_RELATIVE │ │ │ │ -0033b738 00000017 R_ARM_RELATIVE │ │ │ │ -0033b758 00000017 R_ARM_RELATIVE │ │ │ │ -0033b760 00000017 R_ARM_RELATIVE │ │ │ │ -0033b780 00000017 R_ARM_RELATIVE │ │ │ │ -0033b788 00000017 R_ARM_RELATIVE │ │ │ │ -0033b7a8 00000017 R_ARM_RELATIVE │ │ │ │ -0033b7b0 00000017 R_ARM_RELATIVE │ │ │ │ -0033b7d0 00000017 R_ARM_RELATIVE │ │ │ │ -0033b7d8 00000017 R_ARM_RELATIVE │ │ │ │ -0033b7f8 00000017 R_ARM_RELATIVE │ │ │ │ -0033b800 00000017 R_ARM_RELATIVE │ │ │ │ -0033b820 00000017 R_ARM_RELATIVE │ │ │ │ -0033b828 00000017 R_ARM_RELATIVE │ │ │ │ -0033b848 00000017 R_ARM_RELATIVE │ │ │ │ -0033b850 00000017 R_ARM_RELATIVE │ │ │ │ -0033b870 00000017 R_ARM_RELATIVE │ │ │ │ -0033b878 00000017 R_ARM_RELATIVE │ │ │ │ -0033b8c0 00000017 R_ARM_RELATIVE │ │ │ │ -0033b8c8 00000017 R_ARM_RELATIVE │ │ │ │ -0033b8e8 00000017 R_ARM_RELATIVE │ │ │ │ -0033b8f0 00000017 R_ARM_RELATIVE │ │ │ │ -0033b910 00000017 R_ARM_RELATIVE │ │ │ │ -0033b918 00000017 R_ARM_RELATIVE │ │ │ │ -0033b960 00000017 R_ARM_RELATIVE │ │ │ │ -0033b968 00000017 R_ARM_RELATIVE │ │ │ │ -0033b988 00000017 R_ARM_RELATIVE │ │ │ │ -0033b990 00000017 R_ARM_RELATIVE │ │ │ │ -0033b9b0 00000017 R_ARM_RELATIVE │ │ │ │ -0033b9b8 00000017 R_ARM_RELATIVE │ │ │ │ -0033b9d8 00000017 R_ARM_RELATIVE │ │ │ │ -0033b9e0 00000017 R_ARM_RELATIVE │ │ │ │ -0033ba00 00000017 R_ARM_RELATIVE │ │ │ │ -0033ba08 00000017 R_ARM_RELATIVE │ │ │ │ -0033ba28 00000017 R_ARM_RELATIVE │ │ │ │ -0033ba30 00000017 R_ARM_RELATIVE │ │ │ │ -0033ba50 00000017 R_ARM_RELATIVE │ │ │ │ -0033ba58 00000017 R_ARM_RELATIVE │ │ │ │ -0033ba78 00000017 R_ARM_RELATIVE │ │ │ │ -0033ba80 00000017 R_ARM_RELATIVE │ │ │ │ -0033baa0 00000017 R_ARM_RELATIVE │ │ │ │ -0033baa8 00000017 R_ARM_RELATIVE │ │ │ │ -0033bac8 00000017 R_ARM_RELATIVE │ │ │ │ -0033bad0 00000017 R_ARM_RELATIVE │ │ │ │ -0033baf0 00000017 R_ARM_RELATIVE │ │ │ │ -0033baf8 00000017 R_ARM_RELATIVE │ │ │ │ -0033bb18 00000017 R_ARM_RELATIVE │ │ │ │ -0033bb20 00000017 R_ARM_RELATIVE │ │ │ │ -0033bb40 00000017 R_ARM_RELATIVE │ │ │ │ -0033bb48 00000017 R_ARM_RELATIVE │ │ │ │ -0033bb68 00000017 R_ARM_RELATIVE │ │ │ │ -0033bb70 00000017 R_ARM_RELATIVE │ │ │ │ -0033bb90 00000017 R_ARM_RELATIVE │ │ │ │ -0033bb98 00000017 R_ARM_RELATIVE │ │ │ │ -0033bbe0 00000017 R_ARM_RELATIVE │ │ │ │ -0033bbe8 00000017 R_ARM_RELATIVE │ │ │ │ -0033bbec 00000017 R_ARM_RELATIVE │ │ │ │ -0033bbf0 00000017 R_ARM_RELATIVE │ │ │ │ -0033bbf8 00000017 R_ARM_RELATIVE │ │ │ │ -0033bbfc 00000017 R_ARM_RELATIVE │ │ │ │ -0033bc10 00000017 R_ARM_RELATIVE │ │ │ │ -0033bc18 00000017 R_ARM_RELATIVE │ │ │ │ -0033bc1c 00000017 R_ARM_RELATIVE │ │ │ │ -0033bc20 00000017 R_ARM_RELATIVE │ │ │ │ -0033bc28 00000017 R_ARM_RELATIVE │ │ │ │ -0033bc40 00000017 R_ARM_RELATIVE │ │ │ │ -0033bc48 00000017 R_ARM_RELATIVE │ │ │ │ -0033bc4c 00000017 R_ARM_RELATIVE │ │ │ │ -0033bc50 00000017 R_ARM_RELATIVE │ │ │ │ -0033bc58 00000017 R_ARM_RELATIVE │ │ │ │ -0033bc60 00000017 R_ARM_RELATIVE │ │ │ │ -0033bc68 00000017 R_ARM_RELATIVE │ │ │ │ -0033bc70 00000017 R_ARM_RELATIVE │ │ │ │ -0033bc78 00000017 R_ARM_RELATIVE │ │ │ │ -0033bc80 00000017 R_ARM_RELATIVE │ │ │ │ -0033bc88 00000017 R_ARM_RELATIVE │ │ │ │ -0033bc90 00000017 R_ARM_RELATIVE │ │ │ │ -0033bc98 00000017 R_ARM_RELATIVE │ │ │ │ -0033bca0 00000017 R_ARM_RELATIVE │ │ │ │ -0033bca8 00000017 R_ARM_RELATIVE │ │ │ │ -0033bcb0 00000017 R_ARM_RELATIVE │ │ │ │ -0033bcb8 00000017 R_ARM_RELATIVE │ │ │ │ -0033bcbc 00000017 R_ARM_RELATIVE │ │ │ │ -0033bcd0 00000017 R_ARM_RELATIVE │ │ │ │ -0033bcd8 00000017 R_ARM_RELATIVE │ │ │ │ -0033bcf8 00000017 R_ARM_RELATIVE │ │ │ │ -0033bcfc 00000017 R_ARM_RELATIVE │ │ │ │ -0033bd00 00000017 R_ARM_RELATIVE │ │ │ │ -0033bd20 00000017 R_ARM_RELATIVE │ │ │ │ -0033bd24 00000017 R_ARM_RELATIVE │ │ │ │ -0033bd28 00000017 R_ARM_RELATIVE │ │ │ │ -0033bd70 00000017 R_ARM_RELATIVE │ │ │ │ -0033bd74 00000017 R_ARM_RELATIVE │ │ │ │ -0033bd78 00000017 R_ARM_RELATIVE │ │ │ │ -0033bd98 00000017 R_ARM_RELATIVE │ │ │ │ -0033bd9c 00000017 R_ARM_RELATIVE │ │ │ │ -0033bda0 00000017 R_ARM_RELATIVE │ │ │ │ -0033bdc0 00000017 R_ARM_RELATIVE │ │ │ │ -0033bdc4 00000017 R_ARM_RELATIVE │ │ │ │ -0033bdc8 00000017 R_ARM_RELATIVE │ │ │ │ -0033bde8 00000017 R_ARM_RELATIVE │ │ │ │ -0033bdec 00000017 R_ARM_RELATIVE │ │ │ │ -0033bdf0 00000017 R_ARM_RELATIVE │ │ │ │ -0033be38 00000017 R_ARM_RELATIVE │ │ │ │ -0033be3c 00000017 R_ARM_RELATIVE │ │ │ │ -0033be40 00000017 R_ARM_RELATIVE │ │ │ │ -0033be44 00000017 R_ARM_RELATIVE │ │ │ │ -0033be48 00000017 R_ARM_RELATIVE │ │ │ │ -0033be4c 00000017 R_ARM_RELATIVE │ │ │ │ -0033be50 00000017 R_ARM_RELATIVE │ │ │ │ -0033be54 00000017 R_ARM_RELATIVE │ │ │ │ -0033be58 00000017 R_ARM_RELATIVE │ │ │ │ -0033be5c 00000017 R_ARM_RELATIVE │ │ │ │ -0033be60 00000017 R_ARM_RELATIVE │ │ │ │ -0033be64 00000017 R_ARM_RELATIVE │ │ │ │ -0033be68 00000017 R_ARM_RELATIVE │ │ │ │ -0033be6c 00000017 R_ARM_RELATIVE │ │ │ │ -0033be70 00000017 R_ARM_RELATIVE │ │ │ │ -0033be74 00000017 R_ARM_RELATIVE │ │ │ │ -0033be78 00000017 R_ARM_RELATIVE │ │ │ │ -0033be7c 00000017 R_ARM_RELATIVE │ │ │ │ -0033be80 00000017 R_ARM_RELATIVE │ │ │ │ -0033be84 00000017 R_ARM_RELATIVE │ │ │ │ -0033be88 00000017 R_ARM_RELATIVE │ │ │ │ -0033be8c 00000017 R_ARM_RELATIVE │ │ │ │ -0033be90 00000017 R_ARM_RELATIVE │ │ │ │ -0033be94 00000017 R_ARM_RELATIVE │ │ │ │ -0033be98 00000017 R_ARM_RELATIVE │ │ │ │ -0033be9c 00000017 R_ARM_RELATIVE │ │ │ │ -0033bea4 00000017 R_ARM_RELATIVE │ │ │ │ -0033bea8 00000017 R_ARM_RELATIVE │ │ │ │ -0033beac 00000017 R_ARM_RELATIVE │ │ │ │ -0033beb0 00000017 R_ARM_RELATIVE │ │ │ │ -0033beb4 00000017 R_ARM_RELATIVE │ │ │ │ -0033beb8 00000017 R_ARM_RELATIVE │ │ │ │ -0033bebc 00000017 R_ARM_RELATIVE │ │ │ │ -0033bec0 00000017 R_ARM_RELATIVE │ │ │ │ -0033bec4 00000017 R_ARM_RELATIVE │ │ │ │ -0033bec8 00000017 R_ARM_RELATIVE │ │ │ │ -0033becc 00000017 R_ARM_RELATIVE │ │ │ │ -0033bed0 00000017 R_ARM_RELATIVE │ │ │ │ -0033bed4 00000017 R_ARM_RELATIVE │ │ │ │ -0033bed8 00000017 R_ARM_RELATIVE │ │ │ │ -0033bedc 00000017 R_ARM_RELATIVE │ │ │ │ -0033bee0 00000017 R_ARM_RELATIVE │ │ │ │ -0033bee8 00000017 R_ARM_RELATIVE │ │ │ │ -0033beec 00000017 R_ARM_RELATIVE │ │ │ │ -0033bef0 00000017 R_ARM_RELATIVE │ │ │ │ -0033bef4 00000017 R_ARM_RELATIVE │ │ │ │ -0033bef8 00000017 R_ARM_RELATIVE │ │ │ │ -0033befc 00000017 R_ARM_RELATIVE │ │ │ │ -0033bf00 00000017 R_ARM_RELATIVE │ │ │ │ -0033bf04 00000017 R_ARM_RELATIVE │ │ │ │ -0033bf08 00000017 R_ARM_RELATIVE │ │ │ │ -0033bf0c 00000017 R_ARM_RELATIVE │ │ │ │ -0033bf10 00000017 R_ARM_RELATIVE │ │ │ │ -0033bf14 00000017 R_ARM_RELATIVE │ │ │ │ -0033bf18 00000017 R_ARM_RELATIVE │ │ │ │ -0033bf1c 00000017 R_ARM_RELATIVE │ │ │ │ -0033bf20 00000017 R_ARM_RELATIVE │ │ │ │ -0033bf24 00000017 R_ARM_RELATIVE │ │ │ │ -0033bf28 00000017 R_ARM_RELATIVE │ │ │ │ -0033bf30 00000017 R_ARM_RELATIVE │ │ │ │ -0033bf34 00000017 R_ARM_RELATIVE │ │ │ │ -0033bf38 00000017 R_ARM_RELATIVE │ │ │ │ -0033bf3c 00000017 R_ARM_RELATIVE │ │ │ │ -0033bf40 00000017 R_ARM_RELATIVE │ │ │ │ -0033bf44 00000017 R_ARM_RELATIVE │ │ │ │ -0033bf48 00000017 R_ARM_RELATIVE │ │ │ │ -0033bf4c 00000017 R_ARM_RELATIVE │ │ │ │ -0033bf50 00000017 R_ARM_RELATIVE │ │ │ │ -0033bf54 00000017 R_ARM_RELATIVE │ │ │ │ -0033bf58 00000017 R_ARM_RELATIVE │ │ │ │ -0033bf5c 00000017 R_ARM_RELATIVE │ │ │ │ -0033bf60 00000017 R_ARM_RELATIVE │ │ │ │ -0033bf64 00000017 R_ARM_RELATIVE │ │ │ │ -0033bf68 00000017 R_ARM_RELATIVE │ │ │ │ -0033bf6c 00000017 R_ARM_RELATIVE │ │ │ │ -0033bf70 00000017 R_ARM_RELATIVE │ │ │ │ -0033bf74 00000017 R_ARM_RELATIVE │ │ │ │ -0033bf78 00000017 R_ARM_RELATIVE │ │ │ │ -0033bf7c 00000017 R_ARM_RELATIVE │ │ │ │ -0033bf80 00000017 R_ARM_RELATIVE │ │ │ │ -0033bf84 00000017 R_ARM_RELATIVE │ │ │ │ -0033bf88 00000017 R_ARM_RELATIVE │ │ │ │ -0033bf8c 00000017 R_ARM_RELATIVE │ │ │ │ -0033bf90 00000017 R_ARM_RELATIVE │ │ │ │ -0033bf94 00000017 R_ARM_RELATIVE │ │ │ │ -0033bf98 00000017 R_ARM_RELATIVE │ │ │ │ -0033bf9c 00000017 R_ARM_RELATIVE │ │ │ │ -0033bfa0 00000017 R_ARM_RELATIVE │ │ │ │ -0033bfa4 00000017 R_ARM_RELATIVE │ │ │ │ -0033bfa8 00000017 R_ARM_RELATIVE │ │ │ │ -0033bfac 00000017 R_ARM_RELATIVE │ │ │ │ -0033bfb0 00000017 R_ARM_RELATIVE │ │ │ │ -0033bfb4 00000017 R_ARM_RELATIVE │ │ │ │ -0033bfb8 00000017 R_ARM_RELATIVE │ │ │ │ -0033bfbc 00000017 R_ARM_RELATIVE │ │ │ │ -0033bfc0 00000017 R_ARM_RELATIVE │ │ │ │ -0033bfc4 00000017 R_ARM_RELATIVE │ │ │ │ -0033bfc8 00000017 R_ARM_RELATIVE │ │ │ │ -0033bfcc 00000017 R_ARM_RELATIVE │ │ │ │ -0033bfd0 00000017 R_ARM_RELATIVE │ │ │ │ -0033bfd4 00000017 R_ARM_RELATIVE │ │ │ │ -0033bfd8 00000017 R_ARM_RELATIVE │ │ │ │ -0033bfdc 00000017 R_ARM_RELATIVE │ │ │ │ -0033bfe0 00000017 R_ARM_RELATIVE │ │ │ │ -0033bfe4 00000017 R_ARM_RELATIVE │ │ │ │ -0033bfe8 00000017 R_ARM_RELATIVE │ │ │ │ -0033bfec 00000017 R_ARM_RELATIVE │ │ │ │ -0033bff0 00000017 R_ARM_RELATIVE │ │ │ │ -0033bff4 00000017 R_ARM_RELATIVE │ │ │ │ -0033bff8 00000017 R_ARM_RELATIVE │ │ │ │ -0033bffc 00000017 R_ARM_RELATIVE │ │ │ │ -0033c000 00000017 R_ARM_RELATIVE │ │ │ │ -0033c004 00000017 R_ARM_RELATIVE │ │ │ │ -0033c008 00000017 R_ARM_RELATIVE │ │ │ │ -0033c00c 00000017 R_ARM_RELATIVE │ │ │ │ -0033c010 00000017 R_ARM_RELATIVE │ │ │ │ -0033c014 00000017 R_ARM_RELATIVE │ │ │ │ -0033c018 00000017 R_ARM_RELATIVE │ │ │ │ -0033c01c 00000017 R_ARM_RELATIVE │ │ │ │ -0033c020 00000017 R_ARM_RELATIVE │ │ │ │ -0033c024 00000017 R_ARM_RELATIVE │ │ │ │ -0033c028 00000017 R_ARM_RELATIVE │ │ │ │ -0033c02c 00000017 R_ARM_RELATIVE │ │ │ │ -0033c030 00000017 R_ARM_RELATIVE │ │ │ │ -0033c034 00000017 R_ARM_RELATIVE │ │ │ │ -0033c038 00000017 R_ARM_RELATIVE │ │ │ │ -0033c03c 00000017 R_ARM_RELATIVE │ │ │ │ -0033c040 00000017 R_ARM_RELATIVE │ │ │ │ -0033c044 00000017 R_ARM_RELATIVE │ │ │ │ -0033c048 00000017 R_ARM_RELATIVE │ │ │ │ -0033c050 00000017 R_ARM_RELATIVE │ │ │ │ -0033c058 00000017 R_ARM_RELATIVE │ │ │ │ -0033c078 00000017 R_ARM_RELATIVE │ │ │ │ -0033c080 00000017 R_ARM_RELATIVE │ │ │ │ -0033c0a0 00000017 R_ARM_RELATIVE │ │ │ │ -0033c0a8 00000017 R_ARM_RELATIVE │ │ │ │ -0033c0c8 00000017 R_ARM_RELATIVE │ │ │ │ -0033c0d0 00000017 R_ARM_RELATIVE │ │ │ │ -0033c118 00000017 R_ARM_RELATIVE │ │ │ │ -0033c120 00000017 R_ARM_RELATIVE │ │ │ │ -0033c140 00000017 R_ARM_RELATIVE │ │ │ │ -0033c148 00000017 R_ARM_RELATIVE │ │ │ │ -0033c168 00000017 R_ARM_RELATIVE │ │ │ │ -0033c170 00000017 R_ARM_RELATIVE │ │ │ │ -0033c190 00000017 R_ARM_RELATIVE │ │ │ │ -0033c198 00000017 R_ARM_RELATIVE │ │ │ │ -0033c1b8 00000017 R_ARM_RELATIVE │ │ │ │ -0033c1c0 00000017 R_ARM_RELATIVE │ │ │ │ -0033c1e0 00000017 R_ARM_RELATIVE │ │ │ │ -0033c1e8 00000017 R_ARM_RELATIVE │ │ │ │ -0033c208 00000017 R_ARM_RELATIVE │ │ │ │ -0033c210 00000017 R_ARM_RELATIVE │ │ │ │ -0033c258 00000017 R_ARM_RELATIVE │ │ │ │ -0033c260 00000017 R_ARM_RELATIVE │ │ │ │ -0033c280 00000017 R_ARM_RELATIVE │ │ │ │ -0033c288 00000017 R_ARM_RELATIVE │ │ │ │ -0033c2d0 00000017 R_ARM_RELATIVE │ │ │ │ -0033c2d8 00000017 R_ARM_RELATIVE │ │ │ │ -0033c2f8 00000017 R_ARM_RELATIVE │ │ │ │ -0033c300 00000017 R_ARM_RELATIVE │ │ │ │ -0033c320 00000017 R_ARM_RELATIVE │ │ │ │ -0033c328 00000017 R_ARM_RELATIVE │ │ │ │ -0033c348 00000017 R_ARM_RELATIVE │ │ │ │ -0033c350 00000017 R_ARM_RELATIVE │ │ │ │ -0033c370 00000017 R_ARM_RELATIVE │ │ │ │ -0033c378 00000017 R_ARM_RELATIVE │ │ │ │ -0033c398 00000017 R_ARM_RELATIVE │ │ │ │ -0033c3a0 00000017 R_ARM_RELATIVE │ │ │ │ -0033c3c0 00000017 R_ARM_RELATIVE │ │ │ │ -0033c3c8 00000017 R_ARM_RELATIVE │ │ │ │ -0033c410 00000017 R_ARM_RELATIVE │ │ │ │ -0033c418 00000017 R_ARM_RELATIVE │ │ │ │ -0033c438 00000017 R_ARM_RELATIVE │ │ │ │ -0033c440 00000017 R_ARM_RELATIVE │ │ │ │ -0033c488 00000017 R_ARM_RELATIVE │ │ │ │ -0033c490 00000017 R_ARM_RELATIVE │ │ │ │ -0033c4b0 00000017 R_ARM_RELATIVE │ │ │ │ -0033c4b8 00000017 R_ARM_RELATIVE │ │ │ │ -0033c500 00000017 R_ARM_RELATIVE │ │ │ │ -0033c508 00000017 R_ARM_RELATIVE │ │ │ │ -0033c550 00000017 R_ARM_RELATIVE │ │ │ │ -0033c558 00000017 R_ARM_RELATIVE │ │ │ │ -0033c578 00000017 R_ARM_RELATIVE │ │ │ │ -0033c580 00000017 R_ARM_RELATIVE │ │ │ │ -0033c5a0 00000017 R_ARM_RELATIVE │ │ │ │ -0033c5a8 00000017 R_ARM_RELATIVE │ │ │ │ -0033c5c8 00000017 R_ARM_RELATIVE │ │ │ │ -0033c5d0 00000017 R_ARM_RELATIVE │ │ │ │ -0033c5f0 00000017 R_ARM_RELATIVE │ │ │ │ -0033c5f8 00000017 R_ARM_RELATIVE │ │ │ │ -0033c618 00000017 R_ARM_RELATIVE │ │ │ │ -0033c620 00000017 R_ARM_RELATIVE │ │ │ │ -0033c640 00000017 R_ARM_RELATIVE │ │ │ │ -0033c648 00000017 R_ARM_RELATIVE │ │ │ │ -0033c660 00000017 R_ARM_RELATIVE │ │ │ │ -0033c668 00000017 R_ARM_RELATIVE │ │ │ │ -0033c670 00000017 R_ARM_RELATIVE │ │ │ │ -0033c690 00000017 R_ARM_RELATIVE │ │ │ │ -0033c698 00000017 R_ARM_RELATIVE │ │ │ │ -0033c6e0 00000017 R_ARM_RELATIVE │ │ │ │ -0033c6e8 00000017 R_ARM_RELATIVE │ │ │ │ -0033c708 00000017 R_ARM_RELATIVE │ │ │ │ -0033c710 00000017 R_ARM_RELATIVE │ │ │ │ -0033c758 00000017 R_ARM_RELATIVE │ │ │ │ -0033c760 00000017 R_ARM_RELATIVE │ │ │ │ -0033c778 00000017 R_ARM_RELATIVE │ │ │ │ -0033c780 00000017 R_ARM_RELATIVE │ │ │ │ -0033c788 00000017 R_ARM_RELATIVE │ │ │ │ -0033c7a0 00000017 R_ARM_RELATIVE │ │ │ │ -0033c7a8 00000017 R_ARM_RELATIVE │ │ │ │ -0033c7b0 00000017 R_ARM_RELATIVE │ │ │ │ -0033c7d0 00000017 R_ARM_RELATIVE │ │ │ │ -0033c7d8 00000017 R_ARM_RELATIVE │ │ │ │ -0033c820 00000017 R_ARM_RELATIVE │ │ │ │ -0033c828 00000017 R_ARM_RELATIVE │ │ │ │ -0033c870 00000017 R_ARM_RELATIVE │ │ │ │ -0033c878 00000017 R_ARM_RELATIVE │ │ │ │ -0033c8c0 00000017 R_ARM_RELATIVE │ │ │ │ -0033c8c4 00000017 R_ARM_RELATIVE │ │ │ │ -0033c8c8 00000017 R_ARM_RELATIVE │ │ │ │ -0033c8cc 00000017 R_ARM_RELATIVE │ │ │ │ -0033c8d0 00000017 R_ARM_RELATIVE │ │ │ │ -0033c8d4 00000017 R_ARM_RELATIVE │ │ │ │ -0033c8d8 00000017 R_ARM_RELATIVE │ │ │ │ -0033c8dc 00000017 R_ARM_RELATIVE │ │ │ │ -0033c8e0 00000017 R_ARM_RELATIVE │ │ │ │ -0033c8e4 00000017 R_ARM_RELATIVE │ │ │ │ -0033c8e8 00000017 R_ARM_RELATIVE │ │ │ │ -0033c8ec 00000017 R_ARM_RELATIVE │ │ │ │ -0033c8f0 00000017 R_ARM_RELATIVE │ │ │ │ -0033c8f4 00000017 R_ARM_RELATIVE │ │ │ │ -0033c8f8 00000017 R_ARM_RELATIVE │ │ │ │ -0033c8fc 00000017 R_ARM_RELATIVE │ │ │ │ -0033c900 00000017 R_ARM_RELATIVE │ │ │ │ -0033c904 00000017 R_ARM_RELATIVE │ │ │ │ -0033c908 00000017 R_ARM_RELATIVE │ │ │ │ -0033c90c 00000017 R_ARM_RELATIVE │ │ │ │ -0033c910 00000017 R_ARM_RELATIVE │ │ │ │ -0033c914 00000017 R_ARM_RELATIVE │ │ │ │ -0033c918 00000017 R_ARM_RELATIVE │ │ │ │ -0033c91c 00000017 R_ARM_RELATIVE │ │ │ │ -0033c920 00000017 R_ARM_RELATIVE │ │ │ │ -0033c924 00000017 R_ARM_RELATIVE │ │ │ │ -0033c928 00000017 R_ARM_RELATIVE │ │ │ │ -0033c92c 00000017 R_ARM_RELATIVE │ │ │ │ -0033c930 00000017 R_ARM_RELATIVE │ │ │ │ -0033c934 00000017 R_ARM_RELATIVE │ │ │ │ -0033c938 00000017 R_ARM_RELATIVE │ │ │ │ -0033c93c 00000017 R_ARM_RELATIVE │ │ │ │ -0033c940 00000017 R_ARM_RELATIVE │ │ │ │ -0033c944 00000017 R_ARM_RELATIVE │ │ │ │ -0033c948 00000017 R_ARM_RELATIVE │ │ │ │ -0033c94c 00000017 R_ARM_RELATIVE │ │ │ │ -0033c954 00000017 R_ARM_RELATIVE │ │ │ │ -0033c958 00000017 R_ARM_RELATIVE │ │ │ │ -0033c95c 00000017 R_ARM_RELATIVE │ │ │ │ -0033c960 00000017 R_ARM_RELATIVE │ │ │ │ -0033c964 00000017 R_ARM_RELATIVE │ │ │ │ -0033c970 00000017 R_ARM_RELATIVE │ │ │ │ -0033c974 00000017 R_ARM_RELATIVE │ │ │ │ -0033c978 00000017 R_ARM_RELATIVE │ │ │ │ -0033c97c 00000017 R_ARM_RELATIVE │ │ │ │ -0033c980 00000017 R_ARM_RELATIVE │ │ │ │ -0033c984 00000017 R_ARM_RELATIVE │ │ │ │ -0033c988 00000017 R_ARM_RELATIVE │ │ │ │ -0033c98c 00000017 R_ARM_RELATIVE │ │ │ │ -0033c990 00000017 R_ARM_RELATIVE │ │ │ │ -0033c9b0 00000017 R_ARM_RELATIVE │ │ │ │ -0033c9b4 00000017 R_ARM_RELATIVE │ │ │ │ -0033c9b8 00000017 R_ARM_RELATIVE │ │ │ │ -0033c9d8 00000017 R_ARM_RELATIVE │ │ │ │ -0033c9dc 00000017 R_ARM_RELATIVE │ │ │ │ -0033c9e0 00000017 R_ARM_RELATIVE │ │ │ │ -0033ca00 00000017 R_ARM_RELATIVE │ │ │ │ -0033ca04 00000017 R_ARM_RELATIVE │ │ │ │ -0033ca08 00000017 R_ARM_RELATIVE │ │ │ │ -0033ca28 00000017 R_ARM_RELATIVE │ │ │ │ -0033ca2c 00000017 R_ARM_RELATIVE │ │ │ │ -0033ca30 00000017 R_ARM_RELATIVE │ │ │ │ -0033ca78 00000017 R_ARM_RELATIVE │ │ │ │ -0033ca7c 00000017 R_ARM_RELATIVE │ │ │ │ -0033ca80 00000017 R_ARM_RELATIVE │ │ │ │ -0033caa0 00000017 R_ARM_RELATIVE │ │ │ │ -0033caa4 00000017 R_ARM_RELATIVE │ │ │ │ -0033caa8 00000017 R_ARM_RELATIVE │ │ │ │ -0033cac8 00000017 R_ARM_RELATIVE │ │ │ │ -0033cacc 00000017 R_ARM_RELATIVE │ │ │ │ -0033cad0 00000017 R_ARM_RELATIVE │ │ │ │ -0033caf0 00000017 R_ARM_RELATIVE │ │ │ │ -0033caf4 00000017 R_ARM_RELATIVE │ │ │ │ -0033caf8 00000017 R_ARM_RELATIVE │ │ │ │ -0033cb18 00000017 R_ARM_RELATIVE │ │ │ │ -0033cb1c 00000017 R_ARM_RELATIVE │ │ │ │ -0033cb20 00000017 R_ARM_RELATIVE │ │ │ │ -0033cb40 00000017 R_ARM_RELATIVE │ │ │ │ -0033cb44 00000017 R_ARM_RELATIVE │ │ │ │ -0033cb48 00000017 R_ARM_RELATIVE │ │ │ │ -0033cb68 00000017 R_ARM_RELATIVE │ │ │ │ -0033cb6c 00000017 R_ARM_RELATIVE │ │ │ │ -0033cb70 00000017 R_ARM_RELATIVE │ │ │ │ -0033cb90 00000017 R_ARM_RELATIVE │ │ │ │ -0033cb94 00000017 R_ARM_RELATIVE │ │ │ │ -0033cb98 00000017 R_ARM_RELATIVE │ │ │ │ -0033cbb8 00000017 R_ARM_RELATIVE │ │ │ │ -0033cbbc 00000017 R_ARM_RELATIVE │ │ │ │ -0033cbc0 00000017 R_ARM_RELATIVE │ │ │ │ -0033cbe0 00000017 R_ARM_RELATIVE │ │ │ │ -0033cbe4 00000017 R_ARM_RELATIVE │ │ │ │ -0033cbe8 00000017 R_ARM_RELATIVE │ │ │ │ -0033cc08 00000017 R_ARM_RELATIVE │ │ │ │ -0033cc0c 00000017 R_ARM_RELATIVE │ │ │ │ -0033cc10 00000017 R_ARM_RELATIVE │ │ │ │ -0033cc30 00000017 R_ARM_RELATIVE │ │ │ │ -0033cc34 00000017 R_ARM_RELATIVE │ │ │ │ -0033cc38 00000017 R_ARM_RELATIVE │ │ │ │ -0033cc58 00000017 R_ARM_RELATIVE │ │ │ │ -0033cc5c 00000017 R_ARM_RELATIVE │ │ │ │ -0033cc60 00000017 R_ARM_RELATIVE │ │ │ │ -0033cc80 00000017 R_ARM_RELATIVE │ │ │ │ -0033cc84 00000017 R_ARM_RELATIVE │ │ │ │ -0033cc88 00000017 R_ARM_RELATIVE │ │ │ │ -0033cca8 00000017 R_ARM_RELATIVE │ │ │ │ -0033ccac 00000017 R_ARM_RELATIVE │ │ │ │ -0033ccb0 00000017 R_ARM_RELATIVE │ │ │ │ -0033ccd0 00000017 R_ARM_RELATIVE │ │ │ │ -0033ccd4 00000017 R_ARM_RELATIVE │ │ │ │ -0033ccd8 00000017 R_ARM_RELATIVE │ │ │ │ -0033ccf8 00000017 R_ARM_RELATIVE │ │ │ │ -0033ccfc 00000017 R_ARM_RELATIVE │ │ │ │ -0033cd00 00000017 R_ARM_RELATIVE │ │ │ │ -0033cd20 00000017 R_ARM_RELATIVE │ │ │ │ -0033cd24 00000017 R_ARM_RELATIVE │ │ │ │ -0033cd28 00000017 R_ARM_RELATIVE │ │ │ │ -0033cd48 00000017 R_ARM_RELATIVE │ │ │ │ -0033cd4c 00000017 R_ARM_RELATIVE │ │ │ │ -0033cd50 00000017 R_ARM_RELATIVE │ │ │ │ -0033cd70 00000017 R_ARM_RELATIVE │ │ │ │ -0033cd74 00000017 R_ARM_RELATIVE │ │ │ │ -0033cd78 00000017 R_ARM_RELATIVE │ │ │ │ -0033cdc0 00000017 R_ARM_RELATIVE │ │ │ │ -0033cdc4 00000017 R_ARM_RELATIVE │ │ │ │ -0033cdc8 00000017 R_ARM_RELATIVE │ │ │ │ -0033cdcc 00000017 R_ARM_RELATIVE │ │ │ │ -0033cdd0 00000017 R_ARM_RELATIVE │ │ │ │ -0033cdd4 00000017 R_ARM_RELATIVE │ │ │ │ -0033cdd8 00000017 R_ARM_RELATIVE │ │ │ │ -0033cddc 00000017 R_ARM_RELATIVE │ │ │ │ -0033cde0 00000017 R_ARM_RELATIVE │ │ │ │ -0033cde4 00000017 R_ARM_RELATIVE │ │ │ │ -0033cde8 00000017 R_ARM_RELATIVE │ │ │ │ -0033cdec 00000017 R_ARM_RELATIVE │ │ │ │ -0033cdf0 00000017 R_ARM_RELATIVE │ │ │ │ -0033cdf4 00000017 R_ARM_RELATIVE │ │ │ │ -0033cdf8 00000017 R_ARM_RELATIVE │ │ │ │ -0033cdfc 00000017 R_ARM_RELATIVE │ │ │ │ -0033ce00 00000017 R_ARM_RELATIVE │ │ │ │ -0033ce04 00000017 R_ARM_RELATIVE │ │ │ │ -0033ce08 00000017 R_ARM_RELATIVE │ │ │ │ -0033ce0c 00000017 R_ARM_RELATIVE │ │ │ │ -0033ce10 00000017 R_ARM_RELATIVE │ │ │ │ -0033ce14 00000017 R_ARM_RELATIVE │ │ │ │ -0033ce18 00000017 R_ARM_RELATIVE │ │ │ │ -0033ce1c 00000017 R_ARM_RELATIVE │ │ │ │ -0033ce20 00000017 R_ARM_RELATIVE │ │ │ │ -0033ce24 00000017 R_ARM_RELATIVE │ │ │ │ -0033ce30 00000017 R_ARM_RELATIVE │ │ │ │ -0033ce38 00000017 R_ARM_RELATIVE │ │ │ │ -0033ce58 00000017 R_ARM_RELATIVE │ │ │ │ -0033ce60 00000017 R_ARM_RELATIVE │ │ │ │ -0033cea8 00000017 R_ARM_RELATIVE │ │ │ │ -0033ceb0 00000017 R_ARM_RELATIVE │ │ │ │ -0033cef8 00000017 R_ARM_RELATIVE │ │ │ │ -0033cf00 00000017 R_ARM_RELATIVE │ │ │ │ -0033cf20 00000017 R_ARM_RELATIVE │ │ │ │ -0033cf28 00000017 R_ARM_RELATIVE │ │ │ │ -0033cf70 00000017 R_ARM_RELATIVE │ │ │ │ -0033cf74 00000017 R_ARM_RELATIVE │ │ │ │ -0033cf78 00000017 R_ARM_RELATIVE │ │ │ │ -0033cf98 00000017 R_ARM_RELATIVE │ │ │ │ -0033cf9c 00000017 R_ARM_RELATIVE │ │ │ │ -0033cfa0 00000017 R_ARM_RELATIVE │ │ │ │ -0033cfc0 00000017 R_ARM_RELATIVE │ │ │ │ -0033cfc4 00000017 R_ARM_RELATIVE │ │ │ │ -0033cfc8 00000017 R_ARM_RELATIVE │ │ │ │ -0033cfe8 00000017 R_ARM_RELATIVE │ │ │ │ -0033cfec 00000017 R_ARM_RELATIVE │ │ │ │ -0033cff0 00000017 R_ARM_RELATIVE │ │ │ │ -0033d010 00000017 R_ARM_RELATIVE │ │ │ │ -0033d014 00000017 R_ARM_RELATIVE │ │ │ │ -0033d018 00000017 R_ARM_RELATIVE │ │ │ │ -0033d038 00000017 R_ARM_RELATIVE │ │ │ │ -0033d03c 00000017 R_ARM_RELATIVE │ │ │ │ -0033d040 00000017 R_ARM_RELATIVE │ │ │ │ -0033d060 00000017 R_ARM_RELATIVE │ │ │ │ -0033d064 00000017 R_ARM_RELATIVE │ │ │ │ -0033d068 00000017 R_ARM_RELATIVE │ │ │ │ -0033d088 00000017 R_ARM_RELATIVE │ │ │ │ -0033d08c 00000017 R_ARM_RELATIVE │ │ │ │ -0033d090 00000017 R_ARM_RELATIVE │ │ │ │ -0033d0b0 00000017 R_ARM_RELATIVE │ │ │ │ -0033d0b4 00000017 R_ARM_RELATIVE │ │ │ │ -0033d0b8 00000017 R_ARM_RELATIVE │ │ │ │ -0033d0d8 00000017 R_ARM_RELATIVE │ │ │ │ -0033d0dc 00000017 R_ARM_RELATIVE │ │ │ │ -0033d0e0 00000017 R_ARM_RELATIVE │ │ │ │ -0033d100 00000017 R_ARM_RELATIVE │ │ │ │ -0033d104 00000017 R_ARM_RELATIVE │ │ │ │ -0033d108 00000017 R_ARM_RELATIVE │ │ │ │ -0033d120 00000017 R_ARM_RELATIVE │ │ │ │ -0033d150 00000017 R_ARM_RELATIVE │ │ │ │ -0033d158 00000017 R_ARM_RELATIVE │ │ │ │ -0033d178 00000017 R_ARM_RELATIVE │ │ │ │ -0033d180 00000017 R_ARM_RELATIVE │ │ │ │ -0033d1a0 00000017 R_ARM_RELATIVE │ │ │ │ -0033d1a8 00000017 R_ARM_RELATIVE │ │ │ │ -0033d1c8 00000017 R_ARM_RELATIVE │ │ │ │ -0033d1d0 00000017 R_ARM_RELATIVE │ │ │ │ -0033d1f0 00000017 R_ARM_RELATIVE │ │ │ │ -0033d1f8 00000017 R_ARM_RELATIVE │ │ │ │ -0033d218 00000017 R_ARM_RELATIVE │ │ │ │ -0033d220 00000017 R_ARM_RELATIVE │ │ │ │ -0033d240 00000017 R_ARM_RELATIVE │ │ │ │ -0033d248 00000017 R_ARM_RELATIVE │ │ │ │ -0033d268 00000017 R_ARM_RELATIVE │ │ │ │ -0033d270 00000017 R_ARM_RELATIVE │ │ │ │ -0033d290 00000017 R_ARM_RELATIVE │ │ │ │ -0033d298 00000017 R_ARM_RELATIVE │ │ │ │ -0033d2b8 00000017 R_ARM_RELATIVE │ │ │ │ -0033d2c0 00000017 R_ARM_RELATIVE │ │ │ │ -0033d2e0 00000017 R_ARM_RELATIVE │ │ │ │ -0033d2e8 00000017 R_ARM_RELATIVE │ │ │ │ -0033d300 00000017 R_ARM_RELATIVE │ │ │ │ -0033d308 00000017 R_ARM_RELATIVE │ │ │ │ -0033d310 00000017 R_ARM_RELATIVE │ │ │ │ -0033d328 00000017 R_ARM_RELATIVE │ │ │ │ -0033d330 00000017 R_ARM_RELATIVE │ │ │ │ -0033d338 00000017 R_ARM_RELATIVE │ │ │ │ -0033d358 00000017 R_ARM_RELATIVE │ │ │ │ -0033d360 00000017 R_ARM_RELATIVE │ │ │ │ -0033d3a8 00000017 R_ARM_RELATIVE │ │ │ │ -0033d3ac 00000017 R_ARM_RELATIVE │ │ │ │ -0033d3b0 00000017 R_ARM_RELATIVE │ │ │ │ -0033d3d0 00000017 R_ARM_RELATIVE │ │ │ │ -0033d3d4 00000017 R_ARM_RELATIVE │ │ │ │ -0033d3d8 00000017 R_ARM_RELATIVE │ │ │ │ -0033d3f8 00000017 R_ARM_RELATIVE │ │ │ │ -0033d3fc 00000017 R_ARM_RELATIVE │ │ │ │ -0033d400 00000017 R_ARM_RELATIVE │ │ │ │ -0033d420 00000017 R_ARM_RELATIVE │ │ │ │ -0033d424 00000017 R_ARM_RELATIVE │ │ │ │ -0033d428 00000017 R_ARM_RELATIVE │ │ │ │ -0033d470 00000017 R_ARM_RELATIVE │ │ │ │ -0033d478 00000017 R_ARM_RELATIVE │ │ │ │ -0033d498 00000017 R_ARM_RELATIVE │ │ │ │ -0033d4a0 00000017 R_ARM_RELATIVE │ │ │ │ -0033d4c0 00000017 R_ARM_RELATIVE │ │ │ │ -0033d4c8 00000017 R_ARM_RELATIVE │ │ │ │ -0033d4e8 00000017 R_ARM_RELATIVE │ │ │ │ -0033d4f0 00000017 R_ARM_RELATIVE │ │ │ │ -0033d510 00000017 R_ARM_RELATIVE │ │ │ │ -0033d518 00000017 R_ARM_RELATIVE │ │ │ │ -0033d538 00000017 R_ARM_RELATIVE │ │ │ │ -0033d540 00000017 R_ARM_RELATIVE │ │ │ │ -0033d588 00000017 R_ARM_RELATIVE │ │ │ │ -0033d590 00000017 R_ARM_RELATIVE │ │ │ │ -0033d5b0 00000017 R_ARM_RELATIVE │ │ │ │ -0033d5b8 00000017 R_ARM_RELATIVE │ │ │ │ -0033d600 00000017 R_ARM_RELATIVE │ │ │ │ -0033d608 00000017 R_ARM_RELATIVE │ │ │ │ -0033d628 00000017 R_ARM_RELATIVE │ │ │ │ -0033d630 00000017 R_ARM_RELATIVE │ │ │ │ -0033d678 00000017 R_ARM_RELATIVE │ │ │ │ -0033d67c 00000017 R_ARM_RELATIVE │ │ │ │ -0033d680 00000017 R_ARM_RELATIVE │ │ │ │ -0033d6a0 00000017 R_ARM_RELATIVE │ │ │ │ -0033d6a4 00000017 R_ARM_RELATIVE │ │ │ │ -0033d6a8 00000017 R_ARM_RELATIVE │ │ │ │ -0033d6c8 00000017 R_ARM_RELATIVE │ │ │ │ -0033d6cc 00000017 R_ARM_RELATIVE │ │ │ │ -0033d6d0 00000017 R_ARM_RELATIVE │ │ │ │ -0033d6f0 00000017 R_ARM_RELATIVE │ │ │ │ -0033d6f4 00000017 R_ARM_RELATIVE │ │ │ │ -0033d6f8 00000017 R_ARM_RELATIVE │ │ │ │ -0033d718 00000017 R_ARM_RELATIVE │ │ │ │ -0033d71c 00000017 R_ARM_RELATIVE │ │ │ │ -0033d720 00000017 R_ARM_RELATIVE │ │ │ │ -0033d740 00000017 R_ARM_RELATIVE │ │ │ │ -0033d744 00000017 R_ARM_RELATIVE │ │ │ │ -0033d748 00000017 R_ARM_RELATIVE │ │ │ │ -0033d768 00000017 R_ARM_RELATIVE │ │ │ │ -0033d76c 00000017 R_ARM_RELATIVE │ │ │ │ -0033d770 00000017 R_ARM_RELATIVE │ │ │ │ -0033d790 00000017 R_ARM_RELATIVE │ │ │ │ -0033d794 00000017 R_ARM_RELATIVE │ │ │ │ -0033d798 00000017 R_ARM_RELATIVE │ │ │ │ -0033d7b8 00000017 R_ARM_RELATIVE │ │ │ │ -0033d7bc 00000017 R_ARM_RELATIVE │ │ │ │ -0033d7c0 00000017 R_ARM_RELATIVE │ │ │ │ -0033d7e0 00000017 R_ARM_RELATIVE │ │ │ │ -0033d7e4 00000017 R_ARM_RELATIVE │ │ │ │ -0033d7e8 00000017 R_ARM_RELATIVE │ │ │ │ -0033d808 00000017 R_ARM_RELATIVE │ │ │ │ -0033d80c 00000017 R_ARM_RELATIVE │ │ │ │ -0033d810 00000017 R_ARM_RELATIVE │ │ │ │ -0033d830 00000017 R_ARM_RELATIVE │ │ │ │ -0033d834 00000017 R_ARM_RELATIVE │ │ │ │ -0033d838 00000017 R_ARM_RELATIVE │ │ │ │ -0033d858 00000017 R_ARM_RELATIVE │ │ │ │ -0033d85c 00000017 R_ARM_RELATIVE │ │ │ │ -0033d860 00000017 R_ARM_RELATIVE │ │ │ │ -0033d880 00000017 R_ARM_RELATIVE │ │ │ │ -0033d884 00000017 R_ARM_RELATIVE │ │ │ │ -0033d888 00000017 R_ARM_RELATIVE │ │ │ │ -0033d8a8 00000017 R_ARM_RELATIVE │ │ │ │ -0033d8ac 00000017 R_ARM_RELATIVE │ │ │ │ -0033d8b0 00000017 R_ARM_RELATIVE │ │ │ │ -0033d8d0 00000017 R_ARM_RELATIVE │ │ │ │ -0033d8d4 00000017 R_ARM_RELATIVE │ │ │ │ -0033d8d8 00000017 R_ARM_RELATIVE │ │ │ │ -0033d8f8 00000017 R_ARM_RELATIVE │ │ │ │ -0033d8fc 00000017 R_ARM_RELATIVE │ │ │ │ -0033d900 00000017 R_ARM_RELATIVE │ │ │ │ -0033d920 00000017 R_ARM_RELATIVE │ │ │ │ -0033d924 00000017 R_ARM_RELATIVE │ │ │ │ -0033d928 00000017 R_ARM_RELATIVE │ │ │ │ -0033d970 00000017 R_ARM_RELATIVE │ │ │ │ -0033d974 00000017 R_ARM_RELATIVE │ │ │ │ -0033d978 00000017 R_ARM_RELATIVE │ │ │ │ -0033d998 00000017 R_ARM_RELATIVE │ │ │ │ -0033d99c 00000017 R_ARM_RELATIVE │ │ │ │ -0033d9a0 00000017 R_ARM_RELATIVE │ │ │ │ -0033d9c0 00000017 R_ARM_RELATIVE │ │ │ │ -0033d9c4 00000017 R_ARM_RELATIVE │ │ │ │ -0033d9c8 00000017 R_ARM_RELATIVE │ │ │ │ -0033d9e8 00000017 R_ARM_RELATIVE │ │ │ │ -0033d9ec 00000017 R_ARM_RELATIVE │ │ │ │ -0033d9f0 00000017 R_ARM_RELATIVE │ │ │ │ -0033da10 00000017 R_ARM_RELATIVE │ │ │ │ -0033da14 00000017 R_ARM_RELATIVE │ │ │ │ -0033da18 00000017 R_ARM_RELATIVE │ │ │ │ -0033da60 00000017 R_ARM_RELATIVE │ │ │ │ -0033da68 00000017 R_ARM_RELATIVE │ │ │ │ -0033da88 00000017 R_ARM_RELATIVE │ │ │ │ -0033da90 00000017 R_ARM_RELATIVE │ │ │ │ -0033dab0 00000017 R_ARM_RELATIVE │ │ │ │ -0033dab8 00000017 R_ARM_RELATIVE │ │ │ │ -0033dad8 00000017 R_ARM_RELATIVE │ │ │ │ -0033dae0 00000017 R_ARM_RELATIVE │ │ │ │ -0033db00 00000017 R_ARM_RELATIVE │ │ │ │ -0033db08 00000017 R_ARM_RELATIVE │ │ │ │ -0033db50 00000017 R_ARM_RELATIVE │ │ │ │ -0033db58 00000017 R_ARM_RELATIVE │ │ │ │ -0033dba0 00000017 R_ARM_RELATIVE │ │ │ │ -0033dba8 00000017 R_ARM_RELATIVE │ │ │ │ -0033dbc8 00000017 R_ARM_RELATIVE │ │ │ │ -0033dbd0 00000017 R_ARM_RELATIVE │ │ │ │ -0033dc18 00000017 R_ARM_RELATIVE │ │ │ │ -0033dc20 00000017 R_ARM_RELATIVE │ │ │ │ -0033dc40 00000017 R_ARM_RELATIVE │ │ │ │ -0033dc48 00000017 R_ARM_RELATIVE │ │ │ │ -0033dc68 00000017 R_ARM_RELATIVE │ │ │ │ -0033dc70 00000017 R_ARM_RELATIVE │ │ │ │ -0033dcb8 00000017 R_ARM_RELATIVE │ │ │ │ -0033dcc0 00000017 R_ARM_RELATIVE │ │ │ │ -0033dce0 00000017 R_ARM_RELATIVE │ │ │ │ -0033dce8 00000017 R_ARM_RELATIVE │ │ │ │ -0033dd30 00000017 R_ARM_RELATIVE │ │ │ │ -0033dd38 00000017 R_ARM_RELATIVE │ │ │ │ -0033dd58 00000017 R_ARM_RELATIVE │ │ │ │ -0033dd60 00000017 R_ARM_RELATIVE │ │ │ │ -0033dda8 00000017 R_ARM_RELATIVE │ │ │ │ -0033ddac 00000017 R_ARM_RELATIVE │ │ │ │ -0033ddb8 00000017 R_ARM_RELATIVE │ │ │ │ -0033ddc0 00000017 R_ARM_RELATIVE │ │ │ │ -0033dde0 00000017 R_ARM_RELATIVE │ │ │ │ -0033dde8 00000017 R_ARM_RELATIVE │ │ │ │ -0033de08 00000017 R_ARM_RELATIVE │ │ │ │ -0033de10 00000017 R_ARM_RELATIVE │ │ │ │ -0033de30 00000017 R_ARM_RELATIVE │ │ │ │ -0033de38 00000017 R_ARM_RELATIVE │ │ │ │ -0033de80 00000017 R_ARM_RELATIVE │ │ │ │ -0033de84 00000017 R_ARM_RELATIVE │ │ │ │ -0033de88 00000017 R_ARM_RELATIVE │ │ │ │ -0033dea8 00000017 R_ARM_RELATIVE │ │ │ │ -0033deac 00000017 R_ARM_RELATIVE │ │ │ │ -0033deb0 00000017 R_ARM_RELATIVE │ │ │ │ -0033ded0 00000017 R_ARM_RELATIVE │ │ │ │ -0033ded4 00000017 R_ARM_RELATIVE │ │ │ │ -0033ded8 00000017 R_ARM_RELATIVE │ │ │ │ -0033def8 00000017 R_ARM_RELATIVE │ │ │ │ -0033defc 00000017 R_ARM_RELATIVE │ │ │ │ -0033df00 00000017 R_ARM_RELATIVE │ │ │ │ -0033df20 00000017 R_ARM_RELATIVE │ │ │ │ -0033df24 00000017 R_ARM_RELATIVE │ │ │ │ -0033df28 00000017 R_ARM_RELATIVE │ │ │ │ -0033df48 00000017 R_ARM_RELATIVE │ │ │ │ -0033df4c 00000017 R_ARM_RELATIVE │ │ │ │ -0033df50 00000017 R_ARM_RELATIVE │ │ │ │ -0033df70 00000017 R_ARM_RELATIVE │ │ │ │ -0033df74 00000017 R_ARM_RELATIVE │ │ │ │ -0033df78 00000017 R_ARM_RELATIVE │ │ │ │ -0033f824 00000017 R_ARM_RELATIVE │ │ │ │ -0033f828 00000017 R_ARM_RELATIVE │ │ │ │ -0033f82c 00000017 R_ARM_RELATIVE │ │ │ │ -0033f830 00000017 R_ARM_RELATIVE │ │ │ │ -0033f834 00000017 R_ARM_RELATIVE │ │ │ │ -0033f838 00000017 R_ARM_RELATIVE │ │ │ │ -0033f83c 00000017 R_ARM_RELATIVE │ │ │ │ -0033f840 00000017 R_ARM_RELATIVE │ │ │ │ -0033f844 00000017 R_ARM_RELATIVE │ │ │ │ -0033f848 00000017 R_ARM_RELATIVE │ │ │ │ -0033f84c 00000017 R_ARM_RELATIVE │ │ │ │ -0033f850 00000017 R_ARM_RELATIVE │ │ │ │ -0033f854 00000017 R_ARM_RELATIVE │ │ │ │ -0033f858 00000017 R_ARM_RELATIVE │ │ │ │ -0033f85c 00000017 R_ARM_RELATIVE │ │ │ │ -0033f860 00000017 R_ARM_RELATIVE │ │ │ │ -0033f864 00000017 R_ARM_RELATIVE │ │ │ │ -0033f868 00000017 R_ARM_RELATIVE │ │ │ │ -0033f86c 00000017 R_ARM_RELATIVE │ │ │ │ -0033f870 00000017 R_ARM_RELATIVE │ │ │ │ -0033f874 00000017 R_ARM_RELATIVE │ │ │ │ -0033f878 00000017 R_ARM_RELATIVE │ │ │ │ -0033f87c 00000017 R_ARM_RELATIVE │ │ │ │ -0033f880 00000017 R_ARM_RELATIVE │ │ │ │ -0033f884 00000017 R_ARM_RELATIVE │ │ │ │ -0033f888 00000017 R_ARM_RELATIVE │ │ │ │ -0033f890 00000017 R_ARM_RELATIVE │ │ │ │ -0033f894 00000017 R_ARM_RELATIVE │ │ │ │ -0033f898 00000017 R_ARM_RELATIVE │ │ │ │ -0033f89c 00000017 R_ARM_RELATIVE │ │ │ │ -0033f8a4 00000017 R_ARM_RELATIVE │ │ │ │ -0033f8a8 00000017 R_ARM_RELATIVE │ │ │ │ -0033f8ac 00000017 R_ARM_RELATIVE │ │ │ │ -0033f8b0 00000017 R_ARM_RELATIVE │ │ │ │ -0033f8b4 00000017 R_ARM_RELATIVE │ │ │ │ -0033f8b8 00000017 R_ARM_RELATIVE │ │ │ │ -0033f8bc 00000017 R_ARM_RELATIVE │ │ │ │ -0033f8c0 00000017 R_ARM_RELATIVE │ │ │ │ -0033f8c4 00000017 R_ARM_RELATIVE │ │ │ │ -0033f8c8 00000017 R_ARM_RELATIVE │ │ │ │ -0033f8cc 00000017 R_ARM_RELATIVE │ │ │ │ -0033f8d0 00000017 R_ARM_RELATIVE │ │ │ │ -0033f8d4 00000017 R_ARM_RELATIVE │ │ │ │ -0033f8dc 00000017 R_ARM_RELATIVE │ │ │ │ -0033f8e0 00000017 R_ARM_RELATIVE │ │ │ │ -0033f8e4 00000017 R_ARM_RELATIVE │ │ │ │ -0033f8e8 00000017 R_ARM_RELATIVE │ │ │ │ -0033f8ec 00000017 R_ARM_RELATIVE │ │ │ │ -0033f8f0 00000017 R_ARM_RELATIVE │ │ │ │ -0033f8f4 00000017 R_ARM_RELATIVE │ │ │ │ -0033f8f8 00000017 R_ARM_RELATIVE │ │ │ │ -0033f8fc 00000017 R_ARM_RELATIVE │ │ │ │ -0033f900 00000017 R_ARM_RELATIVE │ │ │ │ -0033f904 00000017 R_ARM_RELATIVE │ │ │ │ -0033f908 00000017 R_ARM_RELATIVE │ │ │ │ -0033f90c 00000017 R_ARM_RELATIVE │ │ │ │ -0033f914 00000017 R_ARM_RELATIVE │ │ │ │ -0033f918 00000017 R_ARM_RELATIVE │ │ │ │ -0033f91c 00000017 R_ARM_RELATIVE │ │ │ │ -0033f920 00000017 R_ARM_RELATIVE │ │ │ │ -0033f924 00000017 R_ARM_RELATIVE │ │ │ │ -0033f928 00000017 R_ARM_RELATIVE │ │ │ │ -0033f92c 00000017 R_ARM_RELATIVE │ │ │ │ -0033f930 00000017 R_ARM_RELATIVE │ │ │ │ -0033f934 00000017 R_ARM_RELATIVE │ │ │ │ -0033f938 00000017 R_ARM_RELATIVE │ │ │ │ -0033f93c 00000017 R_ARM_RELATIVE │ │ │ │ -0033f944 00000017 R_ARM_RELATIVE │ │ │ │ -0033f948 00000017 R_ARM_RELATIVE │ │ │ │ -0033f94c 00000017 R_ARM_RELATIVE │ │ │ │ -0033f950 00000017 R_ARM_RELATIVE │ │ │ │ -0033f954 00000017 R_ARM_RELATIVE │ │ │ │ -0033f958 00000017 R_ARM_RELATIVE │ │ │ │ -0033f95c 00000017 R_ARM_RELATIVE │ │ │ │ -0033f960 00000017 R_ARM_RELATIVE │ │ │ │ -0033f964 00000017 R_ARM_RELATIVE │ │ │ │ -0033f968 00000017 R_ARM_RELATIVE │ │ │ │ -0033f96c 00000017 R_ARM_RELATIVE │ │ │ │ -0033f970 00000017 R_ARM_RELATIVE │ │ │ │ -0033f978 00000017 R_ARM_RELATIVE │ │ │ │ -0033f97c 00000017 R_ARM_RELATIVE │ │ │ │ -0033f980 00000017 R_ARM_RELATIVE │ │ │ │ -0033f984 00000017 R_ARM_RELATIVE │ │ │ │ -0033f988 00000017 R_ARM_RELATIVE │ │ │ │ -0033f98c 00000017 R_ARM_RELATIVE │ │ │ │ -0033f990 00000017 R_ARM_RELATIVE │ │ │ │ -0033f994 00000017 R_ARM_RELATIVE │ │ │ │ -0033f99c 00000017 R_ARM_RELATIVE │ │ │ │ -0033f9a0 00000017 R_ARM_RELATIVE │ │ │ │ -0033f9a4 00000017 R_ARM_RELATIVE │ │ │ │ -0033f9a8 00000017 R_ARM_RELATIVE │ │ │ │ -0033f9ac 00000017 R_ARM_RELATIVE │ │ │ │ -0033f9b0 00000017 R_ARM_RELATIVE │ │ │ │ -0033f9b4 00000017 R_ARM_RELATIVE │ │ │ │ -0033f9b8 00000017 R_ARM_RELATIVE │ │ │ │ -0033f9bc 00000017 R_ARM_RELATIVE │ │ │ │ -0033f9c0 00000017 R_ARM_RELATIVE │ │ │ │ -0033f9c4 00000017 R_ARM_RELATIVE │ │ │ │ -0033f9c8 00000017 R_ARM_RELATIVE │ │ │ │ -0033f9cc 00000017 R_ARM_RELATIVE │ │ │ │ -0033f9d0 00000017 R_ARM_RELATIVE │ │ │ │ -0033f9d4 00000017 R_ARM_RELATIVE │ │ │ │ -0033f9d8 00000017 R_ARM_RELATIVE │ │ │ │ -0033f9e0 00000017 R_ARM_RELATIVE │ │ │ │ -0033f9e4 00000017 R_ARM_RELATIVE │ │ │ │ -0033f9e8 00000017 R_ARM_RELATIVE │ │ │ │ -0033f9ec 00000017 R_ARM_RELATIVE │ │ │ │ -0033f9f0 00000017 R_ARM_RELATIVE │ │ │ │ -0033f9f4 00000017 R_ARM_RELATIVE │ │ │ │ -0033f9f8 00000017 R_ARM_RELATIVE │ │ │ │ -0033f9fc 00000017 R_ARM_RELATIVE │ │ │ │ -0033fa00 00000017 R_ARM_RELATIVE │ │ │ │ -0033fa04 00000017 R_ARM_RELATIVE │ │ │ │ -0033fa08 00000017 R_ARM_RELATIVE │ │ │ │ -0033fa0c 00000017 R_ARM_RELATIVE │ │ │ │ -0033fa10 00000017 R_ARM_RELATIVE │ │ │ │ -0033fa14 00000017 R_ARM_RELATIVE │ │ │ │ -0033fa18 00000017 R_ARM_RELATIVE │ │ │ │ -0033fa1c 00000017 R_ARM_RELATIVE │ │ │ │ -0033fa20 00000017 R_ARM_RELATIVE │ │ │ │ -0033fa24 00000017 R_ARM_RELATIVE │ │ │ │ -0033fa28 00000017 R_ARM_RELATIVE │ │ │ │ -0033fa30 00000017 R_ARM_RELATIVE │ │ │ │ -0033fa34 00000017 R_ARM_RELATIVE │ │ │ │ -0033fa38 00000017 R_ARM_RELATIVE │ │ │ │ -0033fa3c 00000017 R_ARM_RELATIVE │ │ │ │ -0033fa40 00000017 R_ARM_RELATIVE │ │ │ │ -0033fa44 00000017 R_ARM_RELATIVE │ │ │ │ -0033fa48 00000017 R_ARM_RELATIVE │ │ │ │ -0033fa4c 00000017 R_ARM_RELATIVE │ │ │ │ -0033fa50 00000017 R_ARM_RELATIVE │ │ │ │ -0033fa54 00000017 R_ARM_RELATIVE │ │ │ │ -0033fa58 00000017 R_ARM_RELATIVE │ │ │ │ -0033fa5c 00000017 R_ARM_RELATIVE │ │ │ │ -0033fa60 00000017 R_ARM_RELATIVE │ │ │ │ -0033fa64 00000017 R_ARM_RELATIVE │ │ │ │ -0033fa68 00000017 R_ARM_RELATIVE │ │ │ │ -0033fa6c 00000017 R_ARM_RELATIVE │ │ │ │ -0033fa70 00000017 R_ARM_RELATIVE │ │ │ │ -0033fa74 00000017 R_ARM_RELATIVE │ │ │ │ -0033fa78 00000017 R_ARM_RELATIVE │ │ │ │ -0033fa7c 00000017 R_ARM_RELATIVE │ │ │ │ -0033fa80 00000017 R_ARM_RELATIVE │ │ │ │ -0033fa84 00000017 R_ARM_RELATIVE │ │ │ │ -0033fa88 00000017 R_ARM_RELATIVE │ │ │ │ -0033fa8c 00000017 R_ARM_RELATIVE │ │ │ │ -0033fa90 00000017 R_ARM_RELATIVE │ │ │ │ -0033fa94 00000017 R_ARM_RELATIVE │ │ │ │ -0033fa98 00000017 R_ARM_RELATIVE │ │ │ │ -0033fa9c 00000017 R_ARM_RELATIVE │ │ │ │ -0033faa0 00000017 R_ARM_RELATIVE │ │ │ │ -0033faa4 00000017 R_ARM_RELATIVE │ │ │ │ -0033faac 00000017 R_ARM_RELATIVE │ │ │ │ -0033fab0 00000017 R_ARM_RELATIVE │ │ │ │ -0033fab4 00000017 R_ARM_RELATIVE │ │ │ │ -0033fabc 00000017 R_ARM_RELATIVE │ │ │ │ -0033fac0 00000017 R_ARM_RELATIVE │ │ │ │ -0033fac4 00000017 R_ARM_RELATIVE │ │ │ │ -0033fac8 00000017 R_ARM_RELATIVE │ │ │ │ -0033facc 00000017 R_ARM_RELATIVE │ │ │ │ -0033fad0 00000017 R_ARM_RELATIVE │ │ │ │ -0033fad4 00000017 R_ARM_RELATIVE │ │ │ │ -0033fad8 00000017 R_ARM_RELATIVE │ │ │ │ -0033fadc 00000017 R_ARM_RELATIVE │ │ │ │ -0033fae0 00000017 R_ARM_RELATIVE │ │ │ │ -0033fae4 00000017 R_ARM_RELATIVE │ │ │ │ -0033fae8 00000017 R_ARM_RELATIVE │ │ │ │ -0033faec 00000017 R_ARM_RELATIVE │ │ │ │ -0033faf0 00000017 R_ARM_RELATIVE │ │ │ │ -0033faf4 00000017 R_ARM_RELATIVE │ │ │ │ -0033faf8 00000017 R_ARM_RELATIVE │ │ │ │ -0033fafc 00000017 R_ARM_RELATIVE │ │ │ │ -0033fb00 00000017 R_ARM_RELATIVE │ │ │ │ -0033fb04 00000017 R_ARM_RELATIVE │ │ │ │ -0033fb08 00000017 R_ARM_RELATIVE │ │ │ │ -0033fb0c 00000017 R_ARM_RELATIVE │ │ │ │ -0033fb10 00000017 R_ARM_RELATIVE │ │ │ │ -0033fb14 00000017 R_ARM_RELATIVE │ │ │ │ -0033fb18 00000017 R_ARM_RELATIVE │ │ │ │ -0033fb1c 00000017 R_ARM_RELATIVE │ │ │ │ -0033fb20 00000017 R_ARM_RELATIVE │ │ │ │ -0033fb24 00000017 R_ARM_RELATIVE │ │ │ │ -0033fb28 00000017 R_ARM_RELATIVE │ │ │ │ -0033fb2c 00000017 R_ARM_RELATIVE │ │ │ │ -0033fb30 00000017 R_ARM_RELATIVE │ │ │ │ -0033fb34 00000017 R_ARM_RELATIVE │ │ │ │ -0033fb38 00000017 R_ARM_RELATIVE │ │ │ │ -0033fb3c 00000017 R_ARM_RELATIVE │ │ │ │ -0033fb40 00000017 R_ARM_RELATIVE │ │ │ │ -0033fb44 00000017 R_ARM_RELATIVE │ │ │ │ -0033fb48 00000017 R_ARM_RELATIVE │ │ │ │ -0033fb4c 00000017 R_ARM_RELATIVE │ │ │ │ -0033fb50 00000017 R_ARM_RELATIVE │ │ │ │ -0033fb54 00000017 R_ARM_RELATIVE │ │ │ │ -0033fb58 00000017 R_ARM_RELATIVE │ │ │ │ -0033fb5c 00000017 R_ARM_RELATIVE │ │ │ │ -0033fb60 00000017 R_ARM_RELATIVE │ │ │ │ -0033fb64 00000017 R_ARM_RELATIVE │ │ │ │ -0033fb68 00000017 R_ARM_RELATIVE │ │ │ │ -0033fb6c 00000017 R_ARM_RELATIVE │ │ │ │ -0033fb70 00000017 R_ARM_RELATIVE │ │ │ │ -0033fb74 00000017 R_ARM_RELATIVE │ │ │ │ -0033fb78 00000017 R_ARM_RELATIVE │ │ │ │ -0033fb7c 00000017 R_ARM_RELATIVE │ │ │ │ -0033fb80 00000017 R_ARM_RELATIVE │ │ │ │ -0033fb84 00000017 R_ARM_RELATIVE │ │ │ │ -0033fb88 00000017 R_ARM_RELATIVE │ │ │ │ -0033fb8c 00000017 R_ARM_RELATIVE │ │ │ │ -0033fb90 00000017 R_ARM_RELATIVE │ │ │ │ -0033fb94 00000017 R_ARM_RELATIVE │ │ │ │ -0033fb98 00000017 R_ARM_RELATIVE │ │ │ │ -0033fb9c 00000017 R_ARM_RELATIVE │ │ │ │ -0033fba0 00000017 R_ARM_RELATIVE │ │ │ │ -0033fba4 00000017 R_ARM_RELATIVE │ │ │ │ -0033fba8 00000017 R_ARM_RELATIVE │ │ │ │ -0033fbac 00000017 R_ARM_RELATIVE │ │ │ │ -0033fbb0 00000017 R_ARM_RELATIVE │ │ │ │ -0033fbb4 00000017 R_ARM_RELATIVE │ │ │ │ -0033fbb8 00000017 R_ARM_RELATIVE │ │ │ │ -0033fbbc 00000017 R_ARM_RELATIVE │ │ │ │ -0033fbc0 00000017 R_ARM_RELATIVE │ │ │ │ -0033fbc4 00000017 R_ARM_RELATIVE │ │ │ │ -0033fbc8 00000017 R_ARM_RELATIVE │ │ │ │ -0033fbcc 00000017 R_ARM_RELATIVE │ │ │ │ -0033fbd0 00000017 R_ARM_RELATIVE │ │ │ │ -0033fbd4 00000017 R_ARM_RELATIVE │ │ │ │ -0033fbd8 00000017 R_ARM_RELATIVE │ │ │ │ -0033fbdc 00000017 R_ARM_RELATIVE │ │ │ │ -0033fbe0 00000017 R_ARM_RELATIVE │ │ │ │ -0033fbe4 00000017 R_ARM_RELATIVE │ │ │ │ -0033fbe8 00000017 R_ARM_RELATIVE │ │ │ │ -0033fbec 00000017 R_ARM_RELATIVE │ │ │ │ -0033fbf0 00000017 R_ARM_RELATIVE │ │ │ │ -0033fbf4 00000017 R_ARM_RELATIVE │ │ │ │ -0033fbf8 00000017 R_ARM_RELATIVE │ │ │ │ -0033fbfc 00000017 R_ARM_RELATIVE │ │ │ │ -0033fc00 00000017 R_ARM_RELATIVE │ │ │ │ -0033fc08 00000017 R_ARM_RELATIVE │ │ │ │ -0033fc0c 00000017 R_ARM_RELATIVE │ │ │ │ -0033fc10 00000017 R_ARM_RELATIVE │ │ │ │ -0033fc14 00000017 R_ARM_RELATIVE │ │ │ │ -0033fc18 00000017 R_ARM_RELATIVE │ │ │ │ -0033fc1c 00000017 R_ARM_RELATIVE │ │ │ │ -0033fc20 00000017 R_ARM_RELATIVE │ │ │ │ -0033fc24 00000017 R_ARM_RELATIVE │ │ │ │ -0033fc28 00000017 R_ARM_RELATIVE │ │ │ │ -0033fc2c 00000017 R_ARM_RELATIVE │ │ │ │ -0033fc30 00000017 R_ARM_RELATIVE │ │ │ │ -0033fc34 00000017 R_ARM_RELATIVE │ │ │ │ -0033fc38 00000017 R_ARM_RELATIVE │ │ │ │ -0033fc40 00000017 R_ARM_RELATIVE │ │ │ │ -0033fc44 00000017 R_ARM_RELATIVE │ │ │ │ -0033fc48 00000017 R_ARM_RELATIVE │ │ │ │ -0033fc4c 00000017 R_ARM_RELATIVE │ │ │ │ -0033fc50 00000017 R_ARM_RELATIVE │ │ │ │ -0033fc54 00000017 R_ARM_RELATIVE │ │ │ │ -0033fc58 00000017 R_ARM_RELATIVE │ │ │ │ -0033fc5c 00000017 R_ARM_RELATIVE │ │ │ │ -0033fc60 00000017 R_ARM_RELATIVE │ │ │ │ -0033fc64 00000017 R_ARM_RELATIVE │ │ │ │ -0033fc68 00000017 R_ARM_RELATIVE │ │ │ │ -0033fc6c 00000017 R_ARM_RELATIVE │ │ │ │ -0033fc70 00000017 R_ARM_RELATIVE │ │ │ │ -0033fc74 00000017 R_ARM_RELATIVE │ │ │ │ -0033fc78 00000017 R_ARM_RELATIVE │ │ │ │ -0033fc7c 00000017 R_ARM_RELATIVE │ │ │ │ -0033fc80 00000017 R_ARM_RELATIVE │ │ │ │ -0033fc84 00000017 R_ARM_RELATIVE │ │ │ │ -0033fc88 00000017 R_ARM_RELATIVE │ │ │ │ -0033fc8c 00000017 R_ARM_RELATIVE │ │ │ │ -0033fc90 00000017 R_ARM_RELATIVE │ │ │ │ -0033fc94 00000017 R_ARM_RELATIVE │ │ │ │ -0033fc98 00000017 R_ARM_RELATIVE │ │ │ │ -0033fc9c 00000017 R_ARM_RELATIVE │ │ │ │ -0033fca0 00000017 R_ARM_RELATIVE │ │ │ │ -0033fca4 00000017 R_ARM_RELATIVE │ │ │ │ -0033fca8 00000017 R_ARM_RELATIVE │ │ │ │ -0033fcac 00000017 R_ARM_RELATIVE │ │ │ │ -0033fcb4 00000017 R_ARM_RELATIVE │ │ │ │ -0033fcb8 00000017 R_ARM_RELATIVE │ │ │ │ -0033fcbc 00000017 R_ARM_RELATIVE │ │ │ │ -0033fcc0 00000017 R_ARM_RELATIVE │ │ │ │ -0033fcc4 00000017 R_ARM_RELATIVE │ │ │ │ -0033fcc8 00000017 R_ARM_RELATIVE │ │ │ │ -0033fccc 00000017 R_ARM_RELATIVE │ │ │ │ -0033fcd0 00000017 R_ARM_RELATIVE │ │ │ │ -0033fcd4 00000017 R_ARM_RELATIVE │ │ │ │ -0033fcd8 00000017 R_ARM_RELATIVE │ │ │ │ -0033fcdc 00000017 R_ARM_RELATIVE │ │ │ │ -0033fce0 00000017 R_ARM_RELATIVE │ │ │ │ -0033fce4 00000017 R_ARM_RELATIVE │ │ │ │ -0033fce8 00000017 R_ARM_RELATIVE │ │ │ │ -0033fcec 00000017 R_ARM_RELATIVE │ │ │ │ -0033fcf0 00000017 R_ARM_RELATIVE │ │ │ │ -0033fcf4 00000017 R_ARM_RELATIVE │ │ │ │ -0033fcf8 00000017 R_ARM_RELATIVE │ │ │ │ -0033fcfc 00000017 R_ARM_RELATIVE │ │ │ │ -0033fd00 00000017 R_ARM_RELATIVE │ │ │ │ -0033fd04 00000017 R_ARM_RELATIVE │ │ │ │ -0033fd08 00000017 R_ARM_RELATIVE │ │ │ │ -0033fd0c 00000017 R_ARM_RELATIVE │ │ │ │ -0033fd10 00000017 R_ARM_RELATIVE │ │ │ │ -0033fd14 00000017 R_ARM_RELATIVE │ │ │ │ -0033fd18 00000017 R_ARM_RELATIVE │ │ │ │ -0033fd20 00000017 R_ARM_RELATIVE │ │ │ │ -0033fd24 00000017 R_ARM_RELATIVE │ │ │ │ -0033fd28 00000017 R_ARM_RELATIVE │ │ │ │ -0033fd2c 00000017 R_ARM_RELATIVE │ │ │ │ -0033fd30 00000017 R_ARM_RELATIVE │ │ │ │ -0033fd3c 00000017 R_ARM_RELATIVE │ │ │ │ -0033fd40 00000017 R_ARM_RELATIVE │ │ │ │ -0033fd44 00000017 R_ARM_RELATIVE │ │ │ │ -0033fd48 00000017 R_ARM_RELATIVE │ │ │ │ -0033fd4c 00000017 R_ARM_RELATIVE │ │ │ │ -0033fd50 00000017 R_ARM_RELATIVE │ │ │ │ -0033fd54 00000017 R_ARM_RELATIVE │ │ │ │ -0033fd58 00000017 R_ARM_RELATIVE │ │ │ │ -0033fd5c 00000017 R_ARM_RELATIVE │ │ │ │ -0033fd60 00000017 R_ARM_RELATIVE │ │ │ │ -0033fd64 00000017 R_ARM_RELATIVE │ │ │ │ -0033fd68 00000017 R_ARM_RELATIVE │ │ │ │ -0033fd6c 00000017 R_ARM_RELATIVE │ │ │ │ -0033fd70 00000017 R_ARM_RELATIVE │ │ │ │ -0033fd74 00000017 R_ARM_RELATIVE │ │ │ │ -0033fd78 00000017 R_ARM_RELATIVE │ │ │ │ -0033fd7c 00000017 R_ARM_RELATIVE │ │ │ │ -0033fd80 00000017 R_ARM_RELATIVE │ │ │ │ -0033fd84 00000017 R_ARM_RELATIVE │ │ │ │ -0033fd88 00000017 R_ARM_RELATIVE │ │ │ │ -0033fd8c 00000017 R_ARM_RELATIVE │ │ │ │ -0033fd90 00000017 R_ARM_RELATIVE │ │ │ │ -0033fd94 00000017 R_ARM_RELATIVE │ │ │ │ -0033fd98 00000017 R_ARM_RELATIVE │ │ │ │ -0033fd9c 00000017 R_ARM_RELATIVE │ │ │ │ -0033fda0 00000017 R_ARM_RELATIVE │ │ │ │ -0033fda4 00000017 R_ARM_RELATIVE │ │ │ │ -0033fda8 00000017 R_ARM_RELATIVE │ │ │ │ -0033fdac 00000017 R_ARM_RELATIVE │ │ │ │ -0033fdb4 00000017 R_ARM_RELATIVE │ │ │ │ -0033fdb8 00000017 R_ARM_RELATIVE │ │ │ │ -0033fdbc 00000017 R_ARM_RELATIVE │ │ │ │ -0033fdc0 00000017 R_ARM_RELATIVE │ │ │ │ -0033fdc4 00000017 R_ARM_RELATIVE │ │ │ │ -0033fdc8 00000017 R_ARM_RELATIVE │ │ │ │ -0033fdcc 00000017 R_ARM_RELATIVE │ │ │ │ -0033fdd4 00000017 R_ARM_RELATIVE │ │ │ │ -0033fdd8 00000017 R_ARM_RELATIVE │ │ │ │ -0033fddc 00000017 R_ARM_RELATIVE │ │ │ │ -0033fde0 00000017 R_ARM_RELATIVE │ │ │ │ -0033fde4 00000017 R_ARM_RELATIVE │ │ │ │ -0033fde8 00000017 R_ARM_RELATIVE │ │ │ │ -0033fdec 00000017 R_ARM_RELATIVE │ │ │ │ -0033fdf0 00000017 R_ARM_RELATIVE │ │ │ │ -0033fdf4 00000017 R_ARM_RELATIVE │ │ │ │ -0033fdfc 00000017 R_ARM_RELATIVE │ │ │ │ -0033fe00 00000017 R_ARM_RELATIVE │ │ │ │ -0033fe04 00000017 R_ARM_RELATIVE │ │ │ │ -0033fe08 00000017 R_ARM_RELATIVE │ │ │ │ -0033fe0c 00000017 R_ARM_RELATIVE │ │ │ │ -0033fe10 00000017 R_ARM_RELATIVE │ │ │ │ -0033fe14 00000017 R_ARM_RELATIVE │ │ │ │ -0033fe18 00000017 R_ARM_RELATIVE │ │ │ │ -0033fe1c 00000017 R_ARM_RELATIVE │ │ │ │ -0033fe20 00000017 R_ARM_RELATIVE │ │ │ │ -0033fe24 00000017 R_ARM_RELATIVE │ │ │ │ -0033fe28 00000017 R_ARM_RELATIVE │ │ │ │ -0033fe2c 00000017 R_ARM_RELATIVE │ │ │ │ -0033fe30 00000017 R_ARM_RELATIVE │ │ │ │ -0033fe34 00000017 R_ARM_RELATIVE │ │ │ │ -0033fe38 00000017 R_ARM_RELATIVE │ │ │ │ -0033fe3c 00000017 R_ARM_RELATIVE │ │ │ │ -0033fe40 00000017 R_ARM_RELATIVE │ │ │ │ -0033fe44 00000017 R_ARM_RELATIVE │ │ │ │ -0033fe4c 00000017 R_ARM_RELATIVE │ │ │ │ -0033fe50 00000017 R_ARM_RELATIVE │ │ │ │ -0033fe54 00000017 R_ARM_RELATIVE │ │ │ │ -0033fe58 00000017 R_ARM_RELATIVE │ │ │ │ -0033fe5c 00000017 R_ARM_RELATIVE │ │ │ │ -0033fe64 00000017 R_ARM_RELATIVE │ │ │ │ -0033fe68 00000017 R_ARM_RELATIVE │ │ │ │ -0033fe6c 00000017 R_ARM_RELATIVE │ │ │ │ -0033fe70 00000017 R_ARM_RELATIVE │ │ │ │ -0033fe74 00000017 R_ARM_RELATIVE │ │ │ │ -0033fe78 00000017 R_ARM_RELATIVE │ │ │ │ -0033fe7c 00000017 R_ARM_RELATIVE │ │ │ │ -0033fe80 00000017 R_ARM_RELATIVE │ │ │ │ -0033fe84 00000017 R_ARM_RELATIVE │ │ │ │ -0033fe88 00000017 R_ARM_RELATIVE │ │ │ │ -0033fe8c 00000017 R_ARM_RELATIVE │ │ │ │ -0033fe90 00000017 R_ARM_RELATIVE │ │ │ │ -0033fe94 00000017 R_ARM_RELATIVE │ │ │ │ -0033fe98 00000017 R_ARM_RELATIVE │ │ │ │ -0033fe9c 00000017 R_ARM_RELATIVE │ │ │ │ -0033fea0 00000017 R_ARM_RELATIVE │ │ │ │ -0033fea4 00000017 R_ARM_RELATIVE │ │ │ │ -0033fea8 00000017 R_ARM_RELATIVE │ │ │ │ -0033feb0 00000017 R_ARM_RELATIVE │ │ │ │ -0033feb4 00000017 R_ARM_RELATIVE │ │ │ │ -0033feb8 00000017 R_ARM_RELATIVE │ │ │ │ -0033febc 00000017 R_ARM_RELATIVE │ │ │ │ -0033fec0 00000017 R_ARM_RELATIVE │ │ │ │ -0033fec4 00000017 R_ARM_RELATIVE │ │ │ │ -0033fec8 00000017 R_ARM_RELATIVE │ │ │ │ -0033fecc 00000017 R_ARM_RELATIVE │ │ │ │ -0033fed0 00000017 R_ARM_RELATIVE │ │ │ │ -0033fed4 00000017 R_ARM_RELATIVE │ │ │ │ -0033fedc 00000017 R_ARM_RELATIVE │ │ │ │ -0033fee0 00000017 R_ARM_RELATIVE │ │ │ │ -0033fee4 00000017 R_ARM_RELATIVE │ │ │ │ -0033fee8 00000017 R_ARM_RELATIVE │ │ │ │ -0033feec 00000017 R_ARM_RELATIVE │ │ │ │ -0033fef0 00000017 R_ARM_RELATIVE │ │ │ │ -0033fef4 00000017 R_ARM_RELATIVE │ │ │ │ -0033fef8 00000017 R_ARM_RELATIVE │ │ │ │ -0033fefc 00000017 R_ARM_RELATIVE │ │ │ │ -0033ff00 00000017 R_ARM_RELATIVE │ │ │ │ -0033ff04 00000017 R_ARM_RELATIVE │ │ │ │ -0033ff08 00000017 R_ARM_RELATIVE │ │ │ │ -0033ff0c 00000017 R_ARM_RELATIVE │ │ │ │ -0033ff10 00000017 R_ARM_RELATIVE │ │ │ │ -0033ff14 00000017 R_ARM_RELATIVE │ │ │ │ -0033ff18 00000017 R_ARM_RELATIVE │ │ │ │ -0033ff1c 00000017 R_ARM_RELATIVE │ │ │ │ -0033ff20 00000017 R_ARM_RELATIVE │ │ │ │ -0033ff24 00000017 R_ARM_RELATIVE │ │ │ │ -0033ff28 00000017 R_ARM_RELATIVE │ │ │ │ -0033ff2c 00000017 R_ARM_RELATIVE │ │ │ │ -0033ff30 00000017 R_ARM_RELATIVE │ │ │ │ -0033ff34 00000017 R_ARM_RELATIVE │ │ │ │ -0033ff38 00000017 R_ARM_RELATIVE │ │ │ │ -0033ff3c 00000017 R_ARM_RELATIVE │ │ │ │ -0033ff40 00000017 R_ARM_RELATIVE │ │ │ │ -0033ff44 00000017 R_ARM_RELATIVE │ │ │ │ -0033ff48 00000017 R_ARM_RELATIVE │ │ │ │ -0033ff4c 00000017 R_ARM_RELATIVE │ │ │ │ -0033ff50 00000017 R_ARM_RELATIVE │ │ │ │ -0033ff54 00000017 R_ARM_RELATIVE │ │ │ │ -0033ff58 00000017 R_ARM_RELATIVE │ │ │ │ -0033ff5c 00000017 R_ARM_RELATIVE │ │ │ │ -0033ff60 00000017 R_ARM_RELATIVE │ │ │ │ -0033ff64 00000017 R_ARM_RELATIVE │ │ │ │ -0033ff68 00000017 R_ARM_RELATIVE │ │ │ │ -0033ff6c 00000017 R_ARM_RELATIVE │ │ │ │ -0033ff70 00000017 R_ARM_RELATIVE │ │ │ │ -0033ff74 00000017 R_ARM_RELATIVE │ │ │ │ -0033ff7c 00000017 R_ARM_RELATIVE │ │ │ │ -0033ff84 00000017 R_ARM_RELATIVE │ │ │ │ -0033ff88 00000017 R_ARM_RELATIVE │ │ │ │ -0033ff8c 00000017 R_ARM_RELATIVE │ │ │ │ -0033ff90 00000017 R_ARM_RELATIVE │ │ │ │ -0033ff98 00000017 R_ARM_RELATIVE │ │ │ │ -0033ff9c 00000017 R_ARM_RELATIVE │ │ │ │ -0033ffa0 00000017 R_ARM_RELATIVE │ │ │ │ -0033ffa4 00000017 R_ARM_RELATIVE │ │ │ │ -0033ffa8 00000017 R_ARM_RELATIVE │ │ │ │ -0033ffac 00000017 R_ARM_RELATIVE │ │ │ │ -0033ffb0 00000017 R_ARM_RELATIVE │ │ │ │ -0033ffb8 00000017 R_ARM_RELATIVE │ │ │ │ -0033ffbc 00000017 R_ARM_RELATIVE │ │ │ │ -0033ffc0 00000017 R_ARM_RELATIVE │ │ │ │ -0033ffc4 00000017 R_ARM_RELATIVE │ │ │ │ -0033ffc8 00000017 R_ARM_RELATIVE │ │ │ │ -0033ffcc 00000017 R_ARM_RELATIVE │ │ │ │ -0033ffd0 00000017 R_ARM_RELATIVE │ │ │ │ -0033ffd4 00000017 R_ARM_RELATIVE │ │ │ │ -0033ffd8 00000017 R_ARM_RELATIVE │ │ │ │ -0033ffdc 00000017 R_ARM_RELATIVE │ │ │ │ -0033ffe0 00000017 R_ARM_RELATIVE │ │ │ │ -0033ffe4 00000017 R_ARM_RELATIVE │ │ │ │ -0033ffe8 00000017 R_ARM_RELATIVE │ │ │ │ -0033ffec 00000017 R_ARM_RELATIVE │ │ │ │ -0033fff0 00000017 R_ARM_RELATIVE │ │ │ │ -0033fff4 00000017 R_ARM_RELATIVE │ │ │ │ -0033fff8 00000017 R_ARM_RELATIVE │ │ │ │ -0033fffc 00000017 R_ARM_RELATIVE │ │ │ │ -00340004 00000017 R_ARM_RELATIVE │ │ │ │ -00340008 00000017 R_ARM_RELATIVE │ │ │ │ -0034000c 00000017 R_ARM_RELATIVE │ │ │ │ -00340010 00000017 R_ARM_RELATIVE │ │ │ │ -00340528 00000017 R_ARM_RELATIVE │ │ │ │ -0034052c 00000017 R_ARM_RELATIVE │ │ │ │ -0034057c 00000017 R_ARM_RELATIVE │ │ │ │ -00340580 00000017 R_ARM_RELATIVE │ │ │ │ -00340584 00000017 R_ARM_RELATIVE │ │ │ │ -003405a4 00000017 R_ARM_RELATIVE │ │ │ │ -00340618 00000017 R_ARM_RELATIVE │ │ │ │ -0034061c 00000017 R_ARM_RELATIVE │ │ │ │ -00340620 00000017 R_ARM_RELATIVE │ │ │ │ -00340624 00000017 R_ARM_RELATIVE │ │ │ │ -00340628 00000017 R_ARM_RELATIVE │ │ │ │ -0034062c 00000017 R_ARM_RELATIVE │ │ │ │ -00340630 00000017 R_ARM_RELATIVE │ │ │ │ -00340634 00000017 R_ARM_RELATIVE │ │ │ │ -00340638 00000017 R_ARM_RELATIVE │ │ │ │ -0034063c 00000017 R_ARM_RELATIVE │ │ │ │ -00340640 00000017 R_ARM_RELATIVE │ │ │ │ -00340644 00000017 R_ARM_RELATIVE │ │ │ │ -00340648 00000017 R_ARM_RELATIVE │ │ │ │ -0034064c 00000017 R_ARM_RELATIVE │ │ │ │ -00340650 00000017 R_ARM_RELATIVE │ │ │ │ -00340654 00000017 R_ARM_RELATIVE │ │ │ │ -00340658 00000017 R_ARM_RELATIVE │ │ │ │ -0034065c 00000017 R_ARM_RELATIVE │ │ │ │ -00340660 00000017 R_ARM_RELATIVE │ │ │ │ -00340664 00000017 R_ARM_RELATIVE │ │ │ │ -00340668 00000017 R_ARM_RELATIVE │ │ │ │ -0034066c 00000017 R_ARM_RELATIVE │ │ │ │ -00340670 00000017 R_ARM_RELATIVE │ │ │ │ -00340674 00000017 R_ARM_RELATIVE │ │ │ │ -00340678 00000017 R_ARM_RELATIVE │ │ │ │ -0034067c 00000017 R_ARM_RELATIVE │ │ │ │ -00340680 00000017 R_ARM_RELATIVE │ │ │ │ -00340684 00000017 R_ARM_RELATIVE │ │ │ │ -00340688 00000017 R_ARM_RELATIVE │ │ │ │ -0034068c 00000017 R_ARM_RELATIVE │ │ │ │ -00340690 00000017 R_ARM_RELATIVE │ │ │ │ -00340694 00000017 R_ARM_RELATIVE │ │ │ │ -00340698 00000017 R_ARM_RELATIVE │ │ │ │ -0034069c 00000017 R_ARM_RELATIVE │ │ │ │ -003406a0 00000017 R_ARM_RELATIVE │ │ │ │ -003406a4 00000017 R_ARM_RELATIVE │ │ │ │ -003406a8 00000017 R_ARM_RELATIVE │ │ │ │ -003406ac 00000017 R_ARM_RELATIVE │ │ │ │ -003406b0 00000017 R_ARM_RELATIVE │ │ │ │ -003406b4 00000017 R_ARM_RELATIVE │ │ │ │ -003406bc 00000017 R_ARM_RELATIVE │ │ │ │ -003406c0 00000017 R_ARM_RELATIVE │ │ │ │ -003406c4 00000017 R_ARM_RELATIVE │ │ │ │ -003406c8 00000017 R_ARM_RELATIVE │ │ │ │ -00340794 00000017 R_ARM_RELATIVE │ │ │ │ -00340798 00000017 R_ARM_RELATIVE │ │ │ │ -0034079c 00000017 R_ARM_RELATIVE │ │ │ │ -003407a4 00000017 R_ARM_RELATIVE │ │ │ │ -003407a8 00000017 R_ARM_RELATIVE │ │ │ │ -003407ac 00000017 R_ARM_RELATIVE │ │ │ │ -003407b0 00000017 R_ARM_RELATIVE │ │ │ │ -003407b8 00000017 R_ARM_RELATIVE │ │ │ │ -003407bc 00000017 R_ARM_RELATIVE │ │ │ │ -003407c0 00000017 R_ARM_RELATIVE │ │ │ │ -003407c4 00000017 R_ARM_RELATIVE │ │ │ │ -003407c8 00000017 R_ARM_RELATIVE │ │ │ │ -003407d8 00000017 R_ARM_RELATIVE │ │ │ │ -003407dc 00000017 R_ARM_RELATIVE │ │ │ │ -003407e0 00000017 R_ARM_RELATIVE │ │ │ │ -00347cd8 00000017 R_ARM_RELATIVE │ │ │ │ -00347ce0 00000017 R_ARM_RELATIVE │ │ │ │ -00347cfc 00000017 R_ARM_RELATIVE │ │ │ │ -00347d00 00000017 R_ARM_RELATIVE │ │ │ │ -003481a0 00000017 R_ARM_RELATIVE │ │ │ │ -003481f8 00000017 R_ARM_RELATIVE │ │ │ │ -00348200 00000017 R_ARM_RELATIVE │ │ │ │ -00348208 00000017 R_ARM_RELATIVE │ │ │ │ -00348210 00000017 R_ARM_RELATIVE │ │ │ │ -00348218 00000017 R_ARM_RELATIVE │ │ │ │ -00348220 00000017 R_ARM_RELATIVE │ │ │ │ -00348224 00000017 R_ARM_RELATIVE │ │ │ │ -00348228 00000017 R_ARM_RELATIVE │ │ │ │ -00348230 00000017 R_ARM_RELATIVE │ │ │ │ -00348234 00000017 R_ARM_RELATIVE │ │ │ │ -00348238 00000017 R_ARM_RELATIVE │ │ │ │ -00348240 00000017 R_ARM_RELATIVE │ │ │ │ -00348244 00000017 R_ARM_RELATIVE │ │ │ │ -00348248 00000017 R_ARM_RELATIVE │ │ │ │ -00348250 00000017 R_ARM_RELATIVE │ │ │ │ -00348258 00000017 R_ARM_RELATIVE │ │ │ │ -00348260 00000017 R_ARM_RELATIVE │ │ │ │ -00348268 00000017 R_ARM_RELATIVE │ │ │ │ -00348270 00000017 R_ARM_RELATIVE │ │ │ │ -00348278 00000017 R_ARM_RELATIVE │ │ │ │ -00348280 00000017 R_ARM_RELATIVE │ │ │ │ -00348284 00000017 R_ARM_RELATIVE │ │ │ │ -003482d8 00000017 R_ARM_RELATIVE │ │ │ │ -003482e0 00000017 R_ARM_RELATIVE │ │ │ │ -003482f8 00000017 R_ARM_RELATIVE │ │ │ │ -003482fc 00000017 R_ARM_RELATIVE │ │ │ │ -00348300 00000017 R_ARM_RELATIVE │ │ │ │ -00348304 00000017 R_ARM_RELATIVE │ │ │ │ -0034830c 00000017 R_ARM_RELATIVE │ │ │ │ -00348310 00000017 R_ARM_RELATIVE │ │ │ │ -00348314 00000017 R_ARM_RELATIVE │ │ │ │ -00348318 00000017 R_ARM_RELATIVE │ │ │ │ -0034831c 00000017 R_ARM_RELATIVE │ │ │ │ -00348320 00000017 R_ARM_RELATIVE │ │ │ │ -00348324 00000017 R_ARM_RELATIVE │ │ │ │ -00348328 00000017 R_ARM_RELATIVE │ │ │ │ -00348348 00000017 R_ARM_RELATIVE │ │ │ │ -00348358 00000017 R_ARM_RELATIVE │ │ │ │ -0034835c 00000017 R_ARM_RELATIVE │ │ │ │ -00348360 00000017 R_ARM_RELATIVE │ │ │ │ -00348364 00000017 R_ARM_RELATIVE │ │ │ │ -00348368 00000017 R_ARM_RELATIVE │ │ │ │ -0034836c 00000017 R_ARM_RELATIVE │ │ │ │ -00348370 00000017 R_ARM_RELATIVE │ │ │ │ -00348374 00000017 R_ARM_RELATIVE │ │ │ │ -00348378 00000017 R_ARM_RELATIVE │ │ │ │ -0034837c 00000017 R_ARM_RELATIVE │ │ │ │ -00348380 00000017 R_ARM_RELATIVE │ │ │ │ -00348384 00000017 R_ARM_RELATIVE │ │ │ │ -00348388 00000017 R_ARM_RELATIVE │ │ │ │ -0034838c 00000017 R_ARM_RELATIVE │ │ │ │ -00348390 00000017 R_ARM_RELATIVE │ │ │ │ -00348394 00000017 R_ARM_RELATIVE │ │ │ │ -00348398 00000017 R_ARM_RELATIVE │ │ │ │ -0034839c 00000017 R_ARM_RELATIVE │ │ │ │ -003483a0 00000017 R_ARM_RELATIVE │ │ │ │ -003483a4 00000017 R_ARM_RELATIVE │ │ │ │ -003483a8 00000017 R_ARM_RELATIVE │ │ │ │ -003483ac 00000017 R_ARM_RELATIVE │ │ │ │ -003483b0 00000017 R_ARM_RELATIVE │ │ │ │ -003483b4 00000017 R_ARM_RELATIVE │ │ │ │ -003483b8 00000017 R_ARM_RELATIVE │ │ │ │ -003483bc 00000017 R_ARM_RELATIVE │ │ │ │ -003483c0 00000017 R_ARM_RELATIVE │ │ │ │ -003483cc 00000017 R_ARM_RELATIVE │ │ │ │ -003483d0 00000017 R_ARM_RELATIVE │ │ │ │ -003483d4 00000017 R_ARM_RELATIVE │ │ │ │ -003483d8 00000017 R_ARM_RELATIVE │ │ │ │ -003483e4 00000017 R_ARM_RELATIVE │ │ │ │ -003483e8 00000017 R_ARM_RELATIVE │ │ │ │ -003483ec 00000017 R_ARM_RELATIVE │ │ │ │ -003483f0 00000017 R_ARM_RELATIVE │ │ │ │ -00348408 00000017 R_ARM_RELATIVE │ │ │ │ -0034840c 00000017 R_ARM_RELATIVE │ │ │ │ -00348410 00000017 R_ARM_RELATIVE │ │ │ │ -00348414 00000017 R_ARM_RELATIVE │ │ │ │ -00348418 00000017 R_ARM_RELATIVE │ │ │ │ -0034841c 00000017 R_ARM_RELATIVE │ │ │ │ -00348420 00000017 R_ARM_RELATIVE │ │ │ │ -00348424 00000017 R_ARM_RELATIVE │ │ │ │ -00348428 00000017 R_ARM_RELATIVE │ │ │ │ -0034842c 00000017 R_ARM_RELATIVE │ │ │ │ -00348458 00000017 R_ARM_RELATIVE │ │ │ │ -0034845c 00000017 R_ARM_RELATIVE │ │ │ │ -00348460 00000017 R_ARM_RELATIVE │ │ │ │ -003484f0 00000017 R_ARM_RELATIVE │ │ │ │ -00348530 00000017 R_ARM_RELATIVE │ │ │ │ -00348534 00000017 R_ARM_RELATIVE │ │ │ │ -00348538 00000017 R_ARM_RELATIVE │ │ │ │ -0034853c 00000017 R_ARM_RELATIVE │ │ │ │ -00348540 00000017 R_ARM_RELATIVE │ │ │ │ -00348544 00000017 R_ARM_RELATIVE │ │ │ │ -00348548 00000017 R_ARM_RELATIVE │ │ │ │ -0034854c 00000017 R_ARM_RELATIVE │ │ │ │ -00348550 00000017 R_ARM_RELATIVE │ │ │ │ -00348554 00000017 R_ARM_RELATIVE │ │ │ │ -00348558 00000017 R_ARM_RELATIVE │ │ │ │ -0034855c 00000017 R_ARM_RELATIVE │ │ │ │ -00348560 00000017 R_ARM_RELATIVE │ │ │ │ -00348564 00000017 R_ARM_RELATIVE │ │ │ │ -00348568 00000017 R_ARM_RELATIVE │ │ │ │ -0034856c 00000017 R_ARM_RELATIVE │ │ │ │ -00348574 00000017 R_ARM_RELATIVE │ │ │ │ -003485b4 00000017 R_ARM_RELATIVE │ │ │ │ -003485e4 00000017 R_ARM_RELATIVE │ │ │ │ -00348614 00000017 R_ARM_RELATIVE │ │ │ │ -00348618 00000017 R_ARM_RELATIVE │ │ │ │ -0034861c 00000017 R_ARM_RELATIVE │ │ │ │ -00348620 00000017 R_ARM_RELATIVE │ │ │ │ -00348624 00000017 R_ARM_RELATIVE │ │ │ │ -00348628 00000017 R_ARM_RELATIVE │ │ │ │ -0034862c 00000017 R_ARM_RELATIVE │ │ │ │ -00348630 00000017 R_ARM_RELATIVE │ │ │ │ -00348634 00000017 R_ARM_RELATIVE │ │ │ │ -00348638 00000017 R_ARM_RELATIVE │ │ │ │ -0034863c 00000017 R_ARM_RELATIVE │ │ │ │ -00348640 00000017 R_ARM_RELATIVE │ │ │ │ -00348644 00000017 R_ARM_RELATIVE │ │ │ │ -003486a0 00000017 R_ARM_RELATIVE │ │ │ │ -00348704 00000017 R_ARM_RELATIVE │ │ │ │ -00348708 00000017 R_ARM_RELATIVE │ │ │ │ -00348734 00000017 R_ARM_RELATIVE │ │ │ │ -00348738 00000017 R_ARM_RELATIVE │ │ │ │ -00348760 00000017 R_ARM_RELATIVE │ │ │ │ -0034876c 00000017 R_ARM_RELATIVE │ │ │ │ -00348770 00000017 R_ARM_RELATIVE │ │ │ │ -00335c5c 00037002 R_ARM_ABS32 00000000 pp_help@LIBPOSTPROC_58 │ │ │ │ -003382e8 00040102 R_ARM_ABS32 00000000 glGetError │ │ │ │ -00338310 0003eb02 R_ARM_ABS32 00000000 glBegin │ │ │ │ -00338338 0003ca02 R_ARM_ABS32 00000000 glEnd │ │ │ │ -00338360 00033802 R_ARM_ABS32 00000000 glViewport │ │ │ │ -00338388 00056902 R_ARM_ABS32 00000000 glLoadMatrixf │ │ │ │ -003383b0 00009002 R_ARM_ABS32 00000000 glClear │ │ │ │ -003383d8 0003b102 R_ARM_ABS32 00000000 glGenLists │ │ │ │ -00338400 0002d402 R_ARM_ABS32 00000000 glDeleteLists │ │ │ │ -00338428 0000bc02 R_ARM_ABS32 00000000 glNewList │ │ │ │ -00338450 00030402 R_ARM_ABS32 00000000 glEndList │ │ │ │ -00338478 0003d402 R_ARM_ABS32 00000000 glCallList │ │ │ │ -003384a0 00011502 R_ARM_ABS32 00000000 glCallLists │ │ │ │ -003384c8 0001c802 R_ARM_ABS32 00000000 glGenTextures │ │ │ │ -003384f0 0003f102 R_ARM_ABS32 00000000 glDeleteTextures │ │ │ │ -00338518 00019702 R_ARM_ABS32 00000000 glTexEnvi │ │ │ │ -00338540 0000d202 R_ARM_ABS32 00000000 glColor4ub │ │ │ │ -00338568 0002e102 R_ARM_ABS32 00000000 glClearColor │ │ │ │ -00338590 00017e02 R_ARM_ABS32 00000000 glClearDepth │ │ │ │ -003385b8 00030b02 R_ARM_ABS32 00000000 glDepthFunc │ │ │ │ -003385e0 00035a02 R_ARM_ABS32 00000000 glEnable │ │ │ │ -00338608 00052402 R_ARM_ABS32 00000000 glDisable │ │ │ │ -00338630 00022402 R_ARM_ABS32 00000000 glDrawBuffer │ │ │ │ -00338658 0004a602 R_ARM_ABS32 00000000 glDepthMask │ │ │ │ -00338680 00041502 R_ARM_ABS32 00000000 glBlendFunc │ │ │ │ -003386a8 00030702 R_ARM_ABS32 00000000 glFlush │ │ │ │ -003386d0 0003c202 R_ARM_ABS32 00000000 glFinish │ │ │ │ -003386f8 0003e702 R_ARM_ABS32 00000000 glPixelStorei │ │ │ │ -00338720 00004602 R_ARM_ABS32 00000000 glTexImage1D │ │ │ │ -00338748 00054f02 R_ARM_ABS32 00000000 glTexImage2D │ │ │ │ -00338770 0004f102 R_ARM_ABS32 00000000 glTexSubImage2D │ │ │ │ -00338798 0003a902 R_ARM_ABS32 00000000 glTexParameteri │ │ │ │ -003387c0 00035b02 R_ARM_ABS32 00000000 glTexParameterf │ │ │ │ -003387e8 0004e502 R_ARM_ABS32 00000000 glTexParameterfv │ │ │ │ -00338810 00020a02 R_ARM_ABS32 00000000 glTexCoord2f │ │ │ │ -00338838 00035102 R_ARM_ABS32 00000000 glVertex2f │ │ │ │ -00338860 00044b02 R_ARM_ABS32 00000000 glVertex3f │ │ │ │ -00338888 0003fe02 R_ARM_ABS32 00000000 glNormal3f │ │ │ │ -003388b0 00003b02 R_ARM_ABS32 00000000 glLightfv │ │ │ │ -003388d8 0002bb02 R_ARM_ABS32 00000000 glColorMaterial │ │ │ │ -00338900 0003ba02 R_ARM_ABS32 00000000 glShadeModel │ │ │ │ -00338928 0000df02 R_ARM_ABS32 00000000 glGetIntegerv │ │ │ │ -00338950 00024f02 R_ARM_ABS32 00000000 glGetTexLevelParameteriv │ │ │ │ -00338978 0001b002 R_ARM_ABS32 00000000 glColorMask │ │ │ │ -0033f88c 00004415 R_ARM_GLOB_DAT 00000000 g_free │ │ │ │ -0033f8a0 00004c15 R_ARM_GLOB_DAT 00000000 aa_displayrecommended@AA_1.4 │ │ │ │ -0033f8d8 00007515 R_ARM_GLOB_DAT 00000000 av_aes_size@LIBAVUTIL_59 │ │ │ │ -0033f910 00008d15 R_ARM_GLOB_DAT 00000000 close@GLIBC_2.4 │ │ │ │ -0033f940 0000a415 R_ARM_GLOB_DAT 00000000 g_str_hash │ │ │ │ -0033f974 0000cc15 R_ARM_GLOB_DAT 00000000 speex_wb_mode │ │ │ │ -0033f998 0000e015 R_ARM_GLOB_DAT 00000000 av_sha_size@LIBAVUTIL_59 │ │ │ │ -0033f9dc 00011d15 R_ARM_GLOB_DAT 00000000 stderr@GLIBC_2.4 │ │ │ │ -0033fa2c 00017015 R_ARM_GLOB_DAT 00000000 speex_uwb_mode │ │ │ │ -0033faa8 0001c915 R_ARM_GLOB_DAT 00000000 speex_nb_mode │ │ │ │ -0033fab8 0001cf15 R_ARM_GLOB_DAT 00000000 __gmon_start__ │ │ │ │ -0033fc04 0002a315 R_ARM_GLOB_DAT 00000000 g_utf8_skip │ │ │ │ -0033fc3c 0002d215 R_ARM_GLOB_DAT 00000000 aa_defparams@AA_1.4 │ │ │ │ -0033fcb0 00033f15 R_ARM_GLOB_DAT 00000000 g_str_equal │ │ │ │ -0033fd1c 00038815 R_ARM_GLOB_DAT 00000000 __cxa_finalize@GLIBC_2.4 │ │ │ │ -0033fd34 0003a015 R_ARM_GLOB_DAT 00000000 stdout@GLIBC_2.4 │ │ │ │ -0033fd38 0003a315 R_ARM_GLOB_DAT 00000000 aa_help@AA_1.4 │ │ │ │ -0033fdb0 0003e815 R_ARM_GLOB_DAT 00000000 _ITM_registerTMCloneTable │ │ │ │ -0033fdd0 00040715 R_ARM_GLOB_DAT 00000000 jpeg_resync_to_restart@LIBJPEG_6.2 │ │ │ │ -0033fdf8 00040f15 R_ARM_GLOB_DAT 00000000 aa_defrenderparams@AA_1.4 │ │ │ │ -0033fe48 00044515 R_ARM_GLOB_DAT 00000000 _ITM_deregisterTMCloneTable │ │ │ │ -0033fe60 00045f15 R_ARM_GLOB_DAT 00000000 gtk_widget_destroyed │ │ │ │ -0033feac 00049a15 R_ARM_GLOB_DAT 00000000 glGetString │ │ │ │ -0033fed8 0004ae15 R_ARM_GLOB_DAT 00000000 free@GLIBC_2.4 │ │ │ │ -0033ff78 00051e15 R_ARM_GLOB_DAT 00000000 __stack_chk_guard@GLIBC_2.4 │ │ │ │ -0033ff80 00052015 R_ARM_GLOB_DAT 00000000 strcmp@GLIBC_2.4 │ │ │ │ -0033ff94 00052515 R_ARM_GLOB_DAT 00000000 avcodec_default_get_buffer2@LIBAVCODEC_61 │ │ │ │ -0033ffb4 00053615 R_ARM_GLOB_DAT 00000000 g_object_unref │ │ │ │ +0034a058 00000017 R_ARM_RELATIVE │ │ │ │ +0034a05c 00000017 R_ARM_RELATIVE │ │ │ │ +0034a060 00000017 R_ARM_RELATIVE │ │ │ │ +0034a074 00000017 R_ARM_RELATIVE │ │ │ │ +0034a078 00000017 R_ARM_RELATIVE │ │ │ │ +0034a090 00000017 R_ARM_RELATIVE │ │ │ │ +0034a0a8 00000017 R_ARM_RELATIVE │ │ │ │ +0034a0c0 00000017 R_ARM_RELATIVE │ │ │ │ +0034a0d4 00000017 R_ARM_RELATIVE │ │ │ │ +0034a0d8 00000017 R_ARM_RELATIVE │ │ │ │ +0034a0ec 00000017 R_ARM_RELATIVE │ │ │ │ +0034a0f0 00000017 R_ARM_RELATIVE │ │ │ │ +0034a104 00000017 R_ARM_RELATIVE │ │ │ │ +0034a108 00000017 R_ARM_RELATIVE │ │ │ │ +0034a11c 00000017 R_ARM_RELATIVE │ │ │ │ +0034a120 00000017 R_ARM_RELATIVE │ │ │ │ +0034a134 00000017 R_ARM_RELATIVE │ │ │ │ +0034a138 00000017 R_ARM_RELATIVE │ │ │ │ +0034a150 00000017 R_ARM_RELATIVE │ │ │ │ +0034a164 00000017 R_ARM_RELATIVE │ │ │ │ +0034a168 00000017 R_ARM_RELATIVE │ │ │ │ +0034a17c 00000017 R_ARM_RELATIVE │ │ │ │ +0034a180 00000017 R_ARM_RELATIVE │ │ │ │ +0034a194 00000017 R_ARM_RELATIVE │ │ │ │ +0034a198 00000017 R_ARM_RELATIVE │ │ │ │ +0034a1ac 00000017 R_ARM_RELATIVE │ │ │ │ +0034a1b0 00000017 R_ARM_RELATIVE │ │ │ │ +0034a1c4 00000017 R_ARM_RELATIVE │ │ │ │ +0034a1c8 00000017 R_ARM_RELATIVE │ │ │ │ +0034a1dc 00000017 R_ARM_RELATIVE │ │ │ │ +0034a1e0 00000017 R_ARM_RELATIVE │ │ │ │ +0034a1f4 00000017 R_ARM_RELATIVE │ │ │ │ +0034a1f8 00000017 R_ARM_RELATIVE │ │ │ │ +0034a20c 00000017 R_ARM_RELATIVE │ │ │ │ +0034a210 00000017 R_ARM_RELATIVE │ │ │ │ +0034a224 00000017 R_ARM_RELATIVE │ │ │ │ +0034a228 00000017 R_ARM_RELATIVE │ │ │ │ +0034a23c 00000017 R_ARM_RELATIVE │ │ │ │ +0034a240 00000017 R_ARM_RELATIVE │ │ │ │ +0034a254 00000017 R_ARM_RELATIVE │ │ │ │ +0034a258 00000017 R_ARM_RELATIVE │ │ │ │ +0034a26c 00000017 R_ARM_RELATIVE │ │ │ │ +0034a270 00000017 R_ARM_RELATIVE │ │ │ │ +0034a284 00000017 R_ARM_RELATIVE │ │ │ │ +0034a288 00000017 R_ARM_RELATIVE │ │ │ │ +0034a29c 00000017 R_ARM_RELATIVE │ │ │ │ +0034a2a0 00000017 R_ARM_RELATIVE │ │ │ │ +0034a2b4 00000017 R_ARM_RELATIVE │ │ │ │ +0034a2b8 00000017 R_ARM_RELATIVE │ │ │ │ +0034a2cc 00000017 R_ARM_RELATIVE │ │ │ │ +0034a2d0 00000017 R_ARM_RELATIVE │ │ │ │ +0034a2e4 00000017 R_ARM_RELATIVE │ │ │ │ +0034a2e8 00000017 R_ARM_RELATIVE │ │ │ │ +0034a2fc 00000017 R_ARM_RELATIVE │ │ │ │ +0034a300 00000017 R_ARM_RELATIVE │ │ │ │ +0034a314 00000017 R_ARM_RELATIVE │ │ │ │ +0034a318 00000017 R_ARM_RELATIVE │ │ │ │ +0034a32c 00000017 R_ARM_RELATIVE │ │ │ │ +0034a330 00000017 R_ARM_RELATIVE │ │ │ │ +0034a344 00000017 R_ARM_RELATIVE │ │ │ │ +0034a348 00000017 R_ARM_RELATIVE │ │ │ │ +0034a35c 00000017 R_ARM_RELATIVE │ │ │ │ +0034a360 00000017 R_ARM_RELATIVE │ │ │ │ +0034a378 00000017 R_ARM_RELATIVE │ │ │ │ +0034a38c 00000017 R_ARM_RELATIVE │ │ │ │ +0034a390 00000017 R_ARM_RELATIVE │ │ │ │ +0034a3a4 00000017 R_ARM_RELATIVE │ │ │ │ +0034a3a8 00000017 R_ARM_RELATIVE │ │ │ │ +0034a3bc 00000017 R_ARM_RELATIVE │ │ │ │ +0034a3c0 00000017 R_ARM_RELATIVE │ │ │ │ +0034a3d4 00000017 R_ARM_RELATIVE │ │ │ │ +0034a3f0 00000017 R_ARM_RELATIVE │ │ │ │ +0034a3f8 00000017 R_ARM_RELATIVE │ │ │ │ +0034a400 00000017 R_ARM_RELATIVE │ │ │ │ +0034a408 00000017 R_ARM_RELATIVE │ │ │ │ +0034a410 00000017 R_ARM_RELATIVE │ │ │ │ +0034a418 00000017 R_ARM_RELATIVE │ │ │ │ +0034a420 00000017 R_ARM_RELATIVE │ │ │ │ +0034a428 00000017 R_ARM_RELATIVE │ │ │ │ +0034a430 00000017 R_ARM_RELATIVE │ │ │ │ +0034a438 00000017 R_ARM_RELATIVE │ │ │ │ +0034a440 00000017 R_ARM_RELATIVE │ │ │ │ +0034a448 00000017 R_ARM_RELATIVE │ │ │ │ +0034a450 00000017 R_ARM_RELATIVE │ │ │ │ +0034a458 00000017 R_ARM_RELATIVE │ │ │ │ +0034a460 00000017 R_ARM_RELATIVE │ │ │ │ +0034a468 00000017 R_ARM_RELATIVE │ │ │ │ +0034a49c 00000017 R_ARM_RELATIVE │ │ │ │ +0034a4c4 00000017 R_ARM_RELATIVE │ │ │ │ +0034a4ec 00000017 R_ARM_RELATIVE │ │ │ │ +0034a514 00000017 R_ARM_RELATIVE │ │ │ │ +0034a53c 00000017 R_ARM_RELATIVE │ │ │ │ +0034a564 00000017 R_ARM_RELATIVE │ │ │ │ +0034a58c 00000017 R_ARM_RELATIVE │ │ │ │ +0034a5b4 00000017 R_ARM_RELATIVE │ │ │ │ +0034a5dc 00000017 R_ARM_RELATIVE │ │ │ │ +0034a604 00000017 R_ARM_RELATIVE │ │ │ │ +0034a62c 00000017 R_ARM_RELATIVE │ │ │ │ +0034a654 00000017 R_ARM_RELATIVE │ │ │ │ +0034a67c 00000017 R_ARM_RELATIVE │ │ │ │ +0034a6a4 00000017 R_ARM_RELATIVE │ │ │ │ +0034a6cc 00000017 R_ARM_RELATIVE │ │ │ │ +0034a6f4 00000017 R_ARM_RELATIVE │ │ │ │ +0034a71c 00000017 R_ARM_RELATIVE │ │ │ │ +0034a744 00000017 R_ARM_RELATIVE │ │ │ │ +0034a76c 00000017 R_ARM_RELATIVE │ │ │ │ +0034a794 00000017 R_ARM_RELATIVE │ │ │ │ +0034a7bc 00000017 R_ARM_RELATIVE │ │ │ │ +0034a7e4 00000017 R_ARM_RELATIVE │ │ │ │ +0034a80c 00000017 R_ARM_RELATIVE │ │ │ │ +0034a834 00000017 R_ARM_RELATIVE │ │ │ │ +0034a85c 00000017 R_ARM_RELATIVE │ │ │ │ +0034a884 00000017 R_ARM_RELATIVE │ │ │ │ +0034a8ac 00000017 R_ARM_RELATIVE │ │ │ │ +0034a8d4 00000017 R_ARM_RELATIVE │ │ │ │ +0034a8fc 00000017 R_ARM_RELATIVE │ │ │ │ +0034a924 00000017 R_ARM_RELATIVE │ │ │ │ +0034a94c 00000017 R_ARM_RELATIVE │ │ │ │ +0034a974 00000017 R_ARM_RELATIVE │ │ │ │ +0034a99c 00000017 R_ARM_RELATIVE │ │ │ │ +0034a9c4 00000017 R_ARM_RELATIVE │ │ │ │ +0034a9ec 00000017 R_ARM_RELATIVE │ │ │ │ +0034aa14 00000017 R_ARM_RELATIVE │ │ │ │ +0034aa3c 00000017 R_ARM_RELATIVE │ │ │ │ +0034aa64 00000017 R_ARM_RELATIVE │ │ │ │ +0034aa8c 00000017 R_ARM_RELATIVE │ │ │ │ +0034aab4 00000017 R_ARM_RELATIVE │ │ │ │ +0034aadc 00000017 R_ARM_RELATIVE │ │ │ │ +0034ab04 00000017 R_ARM_RELATIVE │ │ │ │ +0034ab2c 00000017 R_ARM_RELATIVE │ │ │ │ +0034ab54 00000017 R_ARM_RELATIVE │ │ │ │ +0034ab7c 00000017 R_ARM_RELATIVE │ │ │ │ +0034aba4 00000017 R_ARM_RELATIVE │ │ │ │ +0034abcc 00000017 R_ARM_RELATIVE │ │ │ │ +0034abf4 00000017 R_ARM_RELATIVE │ │ │ │ +0034ac1c 00000017 R_ARM_RELATIVE │ │ │ │ +0034ac44 00000017 R_ARM_RELATIVE │ │ │ │ +0034ac6c 00000017 R_ARM_RELATIVE │ │ │ │ +0034ac94 00000017 R_ARM_RELATIVE │ │ │ │ +0034acbc 00000017 R_ARM_RELATIVE │ │ │ │ +0034ace4 00000017 R_ARM_RELATIVE │ │ │ │ +0034ad0c 00000017 R_ARM_RELATIVE │ │ │ │ +0034ad34 00000017 R_ARM_RELATIVE │ │ │ │ +0034ad5c 00000017 R_ARM_RELATIVE │ │ │ │ +0034ad84 00000017 R_ARM_RELATIVE │ │ │ │ +0034adac 00000017 R_ARM_RELATIVE │ │ │ │ +0034add4 00000017 R_ARM_RELATIVE │ │ │ │ +0034adfc 00000017 R_ARM_RELATIVE │ │ │ │ +0034ae24 00000017 R_ARM_RELATIVE │ │ │ │ +0034ae4c 00000017 R_ARM_RELATIVE │ │ │ │ +0034ae74 00000017 R_ARM_RELATIVE │ │ │ │ +0034ae9c 00000017 R_ARM_RELATIVE │ │ │ │ +0034aec4 00000017 R_ARM_RELATIVE │ │ │ │ +0034aeec 00000017 R_ARM_RELATIVE │ │ │ │ +0034af14 00000017 R_ARM_RELATIVE │ │ │ │ +0034af3c 00000017 R_ARM_RELATIVE │ │ │ │ +0034af64 00000017 R_ARM_RELATIVE │ │ │ │ +0034af8c 00000017 R_ARM_RELATIVE │ │ │ │ +0034afb4 00000017 R_ARM_RELATIVE │ │ │ │ +0034afdc 00000017 R_ARM_RELATIVE │ │ │ │ +0034b004 00000017 R_ARM_RELATIVE │ │ │ │ +0034b02c 00000017 R_ARM_RELATIVE │ │ │ │ +0034b054 00000017 R_ARM_RELATIVE │ │ │ │ +0034b07c 00000017 R_ARM_RELATIVE │ │ │ │ +0034b0a4 00000017 R_ARM_RELATIVE │ │ │ │ +0034b0cc 00000017 R_ARM_RELATIVE │ │ │ │ +0034b0f4 00000017 R_ARM_RELATIVE │ │ │ │ +0034b11c 00000017 R_ARM_RELATIVE │ │ │ │ +0034b144 00000017 R_ARM_RELATIVE │ │ │ │ +0034b16c 00000017 R_ARM_RELATIVE │ │ │ │ +0034b194 00000017 R_ARM_RELATIVE │ │ │ │ +0034b1bc 00000017 R_ARM_RELATIVE │ │ │ │ +0034b1e4 00000017 R_ARM_RELATIVE │ │ │ │ +0034b20c 00000017 R_ARM_RELATIVE │ │ │ │ +0034b234 00000017 R_ARM_RELATIVE │ │ │ │ +0034b25c 00000017 R_ARM_RELATIVE │ │ │ │ +0034b284 00000017 R_ARM_RELATIVE │ │ │ │ +0034b2ac 00000017 R_ARM_RELATIVE │ │ │ │ +0034b2d4 00000017 R_ARM_RELATIVE │ │ │ │ +0034b2fc 00000017 R_ARM_RELATIVE │ │ │ │ +0034b324 00000017 R_ARM_RELATIVE │ │ │ │ +0034b34c 00000017 R_ARM_RELATIVE │ │ │ │ +0034b374 00000017 R_ARM_RELATIVE │ │ │ │ +0034b39c 00000017 R_ARM_RELATIVE │ │ │ │ +0034b3c4 00000017 R_ARM_RELATIVE │ │ │ │ +0034b3ec 00000017 R_ARM_RELATIVE │ │ │ │ +0034b414 00000017 R_ARM_RELATIVE │ │ │ │ +0034b43c 00000017 R_ARM_RELATIVE │ │ │ │ +0034b464 00000017 R_ARM_RELATIVE │ │ │ │ +0034b48c 00000017 R_ARM_RELATIVE │ │ │ │ +0034b4b4 00000017 R_ARM_RELATIVE │ │ │ │ +0034b4dc 00000017 R_ARM_RELATIVE │ │ │ │ +0034b504 00000017 R_ARM_RELATIVE │ │ │ │ +0034b52c 00000017 R_ARM_RELATIVE │ │ │ │ +0034b554 00000017 R_ARM_RELATIVE │ │ │ │ +0034b57c 00000017 R_ARM_RELATIVE │ │ │ │ +0034b5a4 00000017 R_ARM_RELATIVE │ │ │ │ +0034b5cc 00000017 R_ARM_RELATIVE │ │ │ │ +0034b5f4 00000017 R_ARM_RELATIVE │ │ │ │ +0034b61c 00000017 R_ARM_RELATIVE │ │ │ │ +0034b648 00000017 R_ARM_RELATIVE │ │ │ │ +0034b64c 00000017 R_ARM_RELATIVE │ │ │ │ +0034b650 00000017 R_ARM_RELATIVE │ │ │ │ +0034b654 00000017 R_ARM_RELATIVE │ │ │ │ +0034b658 00000017 R_ARM_RELATIVE │ │ │ │ +0034b65c 00000017 R_ARM_RELATIVE │ │ │ │ +0034b660 00000017 R_ARM_RELATIVE │ │ │ │ +0034b664 00000017 R_ARM_RELATIVE │ │ │ │ +0034b668 00000017 R_ARM_RELATIVE │ │ │ │ +0034b66c 00000017 R_ARM_RELATIVE │ │ │ │ +0034b670 00000017 R_ARM_RELATIVE │ │ │ │ +0034b674 00000017 R_ARM_RELATIVE │ │ │ │ +0034b678 00000017 R_ARM_RELATIVE │ │ │ │ +0034b67c 00000017 R_ARM_RELATIVE │ │ │ │ +0034b680 00000017 R_ARM_RELATIVE │ │ │ │ +0034b684 00000017 R_ARM_RELATIVE │ │ │ │ +0034b688 00000017 R_ARM_RELATIVE │ │ │ │ +0034b68c 00000017 R_ARM_RELATIVE │ │ │ │ +0034b690 00000017 R_ARM_RELATIVE │ │ │ │ +0034b694 00000017 R_ARM_RELATIVE │ │ │ │ +0034b698 00000017 R_ARM_RELATIVE │ │ │ │ +0034b69c 00000017 R_ARM_RELATIVE │ │ │ │ +0034b6a0 00000017 R_ARM_RELATIVE │ │ │ │ +0034b6a4 00000017 R_ARM_RELATIVE │ │ │ │ +0034b6a8 00000017 R_ARM_RELATIVE │ │ │ │ +0034b6ac 00000017 R_ARM_RELATIVE │ │ │ │ +0034b6b0 00000017 R_ARM_RELATIVE │ │ │ │ +0034b6b4 00000017 R_ARM_RELATIVE │ │ │ │ +0034b6b8 00000017 R_ARM_RELATIVE │ │ │ │ +0034b6bc 00000017 R_ARM_RELATIVE │ │ │ │ +0034b6c0 00000017 R_ARM_RELATIVE │ │ │ │ +0034b6c4 00000017 R_ARM_RELATIVE │ │ │ │ +0034b6c8 00000017 R_ARM_RELATIVE │ │ │ │ +0034b6cc 00000017 R_ARM_RELATIVE │ │ │ │ +0034b6d0 00000017 R_ARM_RELATIVE │ │ │ │ +0034b6d4 00000017 R_ARM_RELATIVE │ │ │ │ +0034b6d8 00000017 R_ARM_RELATIVE │ │ │ │ +0034b6dc 00000017 R_ARM_RELATIVE │ │ │ │ +0034b6e0 00000017 R_ARM_RELATIVE │ │ │ │ +0034b6e4 00000017 R_ARM_RELATIVE │ │ │ │ +0034b6e8 00000017 R_ARM_RELATIVE │ │ │ │ +0034b6ec 00000017 R_ARM_RELATIVE │ │ │ │ +0034b6f0 00000017 R_ARM_RELATIVE │ │ │ │ +0034b6f4 00000017 R_ARM_RELATIVE │ │ │ │ +0034b6f8 00000017 R_ARM_RELATIVE │ │ │ │ +0034b6fc 00000017 R_ARM_RELATIVE │ │ │ │ +0034b700 00000017 R_ARM_RELATIVE │ │ │ │ +0034b708 00000017 R_ARM_RELATIVE │ │ │ │ +0034b70c 00000017 R_ARM_RELATIVE │ │ │ │ +0034b710 00000017 R_ARM_RELATIVE │ │ │ │ +0034b714 00000017 R_ARM_RELATIVE │ │ │ │ +0034b718 00000017 R_ARM_RELATIVE │ │ │ │ +0034b71c 00000017 R_ARM_RELATIVE │ │ │ │ +0034b720 00000017 R_ARM_RELATIVE │ │ │ │ +0034b724 00000017 R_ARM_RELATIVE │ │ │ │ +0034b728 00000017 R_ARM_RELATIVE │ │ │ │ +0034b72c 00000017 R_ARM_RELATIVE │ │ │ │ +0034b730 00000017 R_ARM_RELATIVE │ │ │ │ +0034b734 00000017 R_ARM_RELATIVE │ │ │ │ +0034b73c 00000017 R_ARM_RELATIVE │ │ │ │ +0034b740 00000017 R_ARM_RELATIVE │ │ │ │ +0034b744 00000017 R_ARM_RELATIVE │ │ │ │ +0034b748 00000017 R_ARM_RELATIVE │ │ │ │ +0034b74c 00000017 R_ARM_RELATIVE │ │ │ │ +0034b750 00000017 R_ARM_RELATIVE │ │ │ │ +0034b754 00000017 R_ARM_RELATIVE │ │ │ │ +0034b758 00000017 R_ARM_RELATIVE │ │ │ │ +0034b75c 00000017 R_ARM_RELATIVE │ │ │ │ +0034b760 00000017 R_ARM_RELATIVE │ │ │ │ +0034b764 00000017 R_ARM_RELATIVE │ │ │ │ +0034b768 00000017 R_ARM_RELATIVE │ │ │ │ +0034b76c 00000017 R_ARM_RELATIVE │ │ │ │ +0034b770 00000017 R_ARM_RELATIVE │ │ │ │ +0034b774 00000017 R_ARM_RELATIVE │ │ │ │ +0034b778 00000017 R_ARM_RELATIVE │ │ │ │ +0034b77c 00000017 R_ARM_RELATIVE │ │ │ │ +0034b780 00000017 R_ARM_RELATIVE │ │ │ │ +0034b784 00000017 R_ARM_RELATIVE │ │ │ │ +0034b788 00000017 R_ARM_RELATIVE │ │ │ │ +0034b78c 00000017 R_ARM_RELATIVE │ │ │ │ +0034b790 00000017 R_ARM_RELATIVE │ │ │ │ +0034b794 00000017 R_ARM_RELATIVE │ │ │ │ +0034b798 00000017 R_ARM_RELATIVE │ │ │ │ +0034b79c 00000017 R_ARM_RELATIVE │ │ │ │ +0034b7a0 00000017 R_ARM_RELATIVE │ │ │ │ +0034b7a4 00000017 R_ARM_RELATIVE │ │ │ │ +0034b7a8 00000017 R_ARM_RELATIVE │ │ │ │ +0034b7ac 00000017 R_ARM_RELATIVE │ │ │ │ +0034b7b0 00000017 R_ARM_RELATIVE │ │ │ │ +0034b7b4 00000017 R_ARM_RELATIVE │ │ │ │ +0034b7b8 00000017 R_ARM_RELATIVE │ │ │ │ +0034b7bc 00000017 R_ARM_RELATIVE │ │ │ │ +0034b7c0 00000017 R_ARM_RELATIVE │ │ │ │ +0034b7c4 00000017 R_ARM_RELATIVE │ │ │ │ +0034b7c8 00000017 R_ARM_RELATIVE │ │ │ │ +0034b7cc 00000017 R_ARM_RELATIVE │ │ │ │ +0034b7d0 00000017 R_ARM_RELATIVE │ │ │ │ +0034b7d4 00000017 R_ARM_RELATIVE │ │ │ │ +0034b7d8 00000017 R_ARM_RELATIVE │ │ │ │ +0034b7dc 00000017 R_ARM_RELATIVE │ │ │ │ +0034b7e0 00000017 R_ARM_RELATIVE │ │ │ │ +0034b7e8 00000017 R_ARM_RELATIVE │ │ │ │ +0034b7ec 00000017 R_ARM_RELATIVE │ │ │ │ +0034b7f0 00000017 R_ARM_RELATIVE │ │ │ │ +0034b7f4 00000017 R_ARM_RELATIVE │ │ │ │ +0034b7f8 00000017 R_ARM_RELATIVE │ │ │ │ +0034b7fc 00000017 R_ARM_RELATIVE │ │ │ │ +0034b800 00000017 R_ARM_RELATIVE │ │ │ │ +0034b804 00000017 R_ARM_RELATIVE │ │ │ │ +0034b808 00000017 R_ARM_RELATIVE │ │ │ │ +0034b80c 00000017 R_ARM_RELATIVE │ │ │ │ +0034b810 00000017 R_ARM_RELATIVE │ │ │ │ +0034b814 00000017 R_ARM_RELATIVE │ │ │ │ +0034b818 00000017 R_ARM_RELATIVE │ │ │ │ +0034b820 00000017 R_ARM_RELATIVE │ │ │ │ +0034b824 00000017 R_ARM_RELATIVE │ │ │ │ +0034b828 00000017 R_ARM_RELATIVE │ │ │ │ +0034b82c 00000017 R_ARM_RELATIVE │ │ │ │ +0034b830 00000017 R_ARM_RELATIVE │ │ │ │ +0034b834 00000017 R_ARM_RELATIVE │ │ │ │ +0034b838 00000017 R_ARM_RELATIVE │ │ │ │ +0034b83c 00000017 R_ARM_RELATIVE │ │ │ │ +0034b840 00000017 R_ARM_RELATIVE │ │ │ │ +0034b844 00000017 R_ARM_RELATIVE │ │ │ │ +0034b848 00000017 R_ARM_RELATIVE │ │ │ │ +0034b84c 00000017 R_ARM_RELATIVE │ │ │ │ +0034b850 00000017 R_ARM_RELATIVE │ │ │ │ +0034b854 00000017 R_ARM_RELATIVE │ │ │ │ +0034b858 00000017 R_ARM_RELATIVE │ │ │ │ +0034b85c 00000017 R_ARM_RELATIVE │ │ │ │ +0034b864 00000017 R_ARM_RELATIVE │ │ │ │ +0034b868 00000017 R_ARM_RELATIVE │ │ │ │ +0034b86c 00000017 R_ARM_RELATIVE │ │ │ │ +0034b870 00000017 R_ARM_RELATIVE │ │ │ │ +0034b874 00000017 R_ARM_RELATIVE │ │ │ │ +0034b878 00000017 R_ARM_RELATIVE │ │ │ │ +0034b87c 00000017 R_ARM_RELATIVE │ │ │ │ +0034b880 00000017 R_ARM_RELATIVE │ │ │ │ +0034b884 00000017 R_ARM_RELATIVE │ │ │ │ +0034b888 00000017 R_ARM_RELATIVE │ │ │ │ +0034b890 00000017 R_ARM_RELATIVE │ │ │ │ +0034b898 00000017 R_ARM_RELATIVE │ │ │ │ +0034b8a0 00000017 R_ARM_RELATIVE │ │ │ │ +0034b8a4 00000017 R_ARM_RELATIVE │ │ │ │ +0034b8a8 00000017 R_ARM_RELATIVE │ │ │ │ +0034b8b0 00000017 R_ARM_RELATIVE │ │ │ │ +0034b8b8 00000017 R_ARM_RELATIVE │ │ │ │ +0034b8c0 00000017 R_ARM_RELATIVE │ │ │ │ +0034b8d8 00000017 R_ARM_RELATIVE │ │ │ │ +0034b8dc 00000017 R_ARM_RELATIVE │ │ │ │ +0034b8e0 00000017 R_ARM_RELATIVE │ │ │ │ +0034b8e4 00000017 R_ARM_RELATIVE │ │ │ │ +0034b8f0 00000017 R_ARM_RELATIVE │ │ │ │ +0034b8f4 00000017 R_ARM_RELATIVE │ │ │ │ +0034b8f8 00000017 R_ARM_RELATIVE │ │ │ │ +0034b8fc 00000017 R_ARM_RELATIVE │ │ │ │ +0034b900 00000017 R_ARM_RELATIVE │ │ │ │ +0034b904 00000017 R_ARM_RELATIVE │ │ │ │ +0034b908 00000017 R_ARM_RELATIVE │ │ │ │ +0034b90c 00000017 R_ARM_RELATIVE │ │ │ │ +0034b910 00000017 R_ARM_RELATIVE │ │ │ │ +0034b918 00000017 R_ARM_RELATIVE │ │ │ │ +0034b920 00000017 R_ARM_RELATIVE │ │ │ │ +0034b928 00000017 R_ARM_RELATIVE │ │ │ │ +0034b940 00000017 R_ARM_RELATIVE │ │ │ │ +0034b944 00000017 R_ARM_RELATIVE │ │ │ │ +0034b948 00000017 R_ARM_RELATIVE │ │ │ │ +0034b94c 00000017 R_ARM_RELATIVE │ │ │ │ +0034b954 00000017 R_ARM_RELATIVE │ │ │ │ +0034b958 00000017 R_ARM_RELATIVE │ │ │ │ +0034b95c 00000017 R_ARM_RELATIVE │ │ │ │ +0034b960 00000017 R_ARM_RELATIVE │ │ │ │ +0034b964 00000017 R_ARM_RELATIVE │ │ │ │ +0034b968 00000017 R_ARM_RELATIVE │ │ │ │ +0034b96c 00000017 R_ARM_RELATIVE │ │ │ │ +0034b970 00000017 R_ARM_RELATIVE │ │ │ │ +0034b974 00000017 R_ARM_RELATIVE │ │ │ │ +0034b978 00000017 R_ARM_RELATIVE │ │ │ │ +0034b97c 00000017 R_ARM_RELATIVE │ │ │ │ +0034b980 00000017 R_ARM_RELATIVE │ │ │ │ +0034b984 00000017 R_ARM_RELATIVE │ │ │ │ +0034b990 00000017 R_ARM_RELATIVE │ │ │ │ +0034b998 00000017 R_ARM_RELATIVE │ │ │ │ +0034b9a0 00000017 R_ARM_RELATIVE │ │ │ │ +0034b9a8 00000017 R_ARM_RELATIVE │ │ │ │ +0034b9b0 00000017 R_ARM_RELATIVE │ │ │ │ +0034b9b8 00000017 R_ARM_RELATIVE │ │ │ │ +0034b9c0 00000017 R_ARM_RELATIVE │ │ │ │ +0034b9c8 00000017 R_ARM_RELATIVE │ │ │ │ +0034b9d0 00000017 R_ARM_RELATIVE │ │ │ │ +0034b9d8 00000017 R_ARM_RELATIVE │ │ │ │ +0034b9e0 00000017 R_ARM_RELATIVE │ │ │ │ +0034b9e8 00000017 R_ARM_RELATIVE │ │ │ │ +0034b9f0 00000017 R_ARM_RELATIVE │ │ │ │ +0034b9f8 00000017 R_ARM_RELATIVE │ │ │ │ +0034ba00 00000017 R_ARM_RELATIVE │ │ │ │ +0034ba08 00000017 R_ARM_RELATIVE │ │ │ │ +0034ba10 00000017 R_ARM_RELATIVE │ │ │ │ +0034ba18 00000017 R_ARM_RELATIVE │ │ │ │ +0034ba20 00000017 R_ARM_RELATIVE │ │ │ │ +0034ba28 00000017 R_ARM_RELATIVE │ │ │ │ +0034ba30 00000017 R_ARM_RELATIVE │ │ │ │ +0034ba38 00000017 R_ARM_RELATIVE │ │ │ │ +0034ba40 00000017 R_ARM_RELATIVE │ │ │ │ +0034ba48 00000017 R_ARM_RELATIVE │ │ │ │ +0034ba50 00000017 R_ARM_RELATIVE │ │ │ │ +0034ba58 00000017 R_ARM_RELATIVE │ │ │ │ +0034ba60 00000017 R_ARM_RELATIVE │ │ │ │ +0034ba68 00000017 R_ARM_RELATIVE │ │ │ │ +0034ba70 00000017 R_ARM_RELATIVE │ │ │ │ +0034ba78 00000017 R_ARM_RELATIVE │ │ │ │ +0034ba80 00000017 R_ARM_RELATIVE │ │ │ │ +0034ba88 00000017 R_ARM_RELATIVE │ │ │ │ +0034ba90 00000017 R_ARM_RELATIVE │ │ │ │ +0034ba98 00000017 R_ARM_RELATIVE │ │ │ │ +0034baa0 00000017 R_ARM_RELATIVE │ │ │ │ +0034baa8 00000017 R_ARM_RELATIVE │ │ │ │ +0034bab0 00000017 R_ARM_RELATIVE │ │ │ │ +0034bab8 00000017 R_ARM_RELATIVE │ │ │ │ +0034bac0 00000017 R_ARM_RELATIVE │ │ │ │ +0034bac8 00000017 R_ARM_RELATIVE │ │ │ │ +0034bad0 00000017 R_ARM_RELATIVE │ │ │ │ +0034bad8 00000017 R_ARM_RELATIVE │ │ │ │ +0034bae0 00000017 R_ARM_RELATIVE │ │ │ │ +0034bae8 00000017 R_ARM_RELATIVE │ │ │ │ +0034baf0 00000017 R_ARM_RELATIVE │ │ │ │ +0034baf8 00000017 R_ARM_RELATIVE │ │ │ │ +0034bb00 00000017 R_ARM_RELATIVE │ │ │ │ +0034bb08 00000017 R_ARM_RELATIVE │ │ │ │ +0034bb10 00000017 R_ARM_RELATIVE │ │ │ │ +0034bb18 00000017 R_ARM_RELATIVE │ │ │ │ +0034bb24 00000017 R_ARM_RELATIVE │ │ │ │ +0034bb30 00000017 R_ARM_RELATIVE │ │ │ │ +0034bb3c 00000017 R_ARM_RELATIVE │ │ │ │ +0034bb48 00000017 R_ARM_RELATIVE │ │ │ │ +0034bb54 00000017 R_ARM_RELATIVE │ │ │ │ +0034bb60 00000017 R_ARM_RELATIVE │ │ │ │ +0034bb6c 00000017 R_ARM_RELATIVE │ │ │ │ +0034bb78 00000017 R_ARM_RELATIVE │ │ │ │ +0034bb84 00000017 R_ARM_RELATIVE │ │ │ │ +0034bb90 00000017 R_ARM_RELATIVE │ │ │ │ +0034bb9c 00000017 R_ARM_RELATIVE │ │ │ │ +0034bba8 00000017 R_ARM_RELATIVE │ │ │ │ +0034bbb4 00000017 R_ARM_RELATIVE │ │ │ │ +0034bbc0 00000017 R_ARM_RELATIVE │ │ │ │ +0034bbd8 00000017 R_ARM_RELATIVE │ │ │ │ +0034bbdc 00000017 R_ARM_RELATIVE │ │ │ │ +0034bbe4 00000017 R_ARM_RELATIVE │ │ │ │ +0034bbe8 00000017 R_ARM_RELATIVE │ │ │ │ +0034bbf0 00000017 R_ARM_RELATIVE │ │ │ │ +0034bbf4 00000017 R_ARM_RELATIVE │ │ │ │ +0034bbfc 00000017 R_ARM_RELATIVE │ │ │ │ +0034bc00 00000017 R_ARM_RELATIVE │ │ │ │ +0034bc08 00000017 R_ARM_RELATIVE │ │ │ │ +0034bc0c 00000017 R_ARM_RELATIVE │ │ │ │ +0034bc14 00000017 R_ARM_RELATIVE │ │ │ │ +0034bc18 00000017 R_ARM_RELATIVE │ │ │ │ +0034bc20 00000017 R_ARM_RELATIVE │ │ │ │ +0034bc24 00000017 R_ARM_RELATIVE │ │ │ │ +0034bc2c 00000017 R_ARM_RELATIVE │ │ │ │ +0034bc30 00000017 R_ARM_RELATIVE │ │ │ │ +0034bc44 00000017 R_ARM_RELATIVE │ │ │ │ +0034bc48 00000017 R_ARM_RELATIVE │ │ │ │ +0034bc4c 00000017 R_ARM_RELATIVE │ │ │ │ +0034bc50 00000017 R_ARM_RELATIVE │ │ │ │ +0034bc58 00000017 R_ARM_RELATIVE │ │ │ │ +0034bc5c 00000017 R_ARM_RELATIVE │ │ │ │ +0034bc60 00000017 R_ARM_RELATIVE │ │ │ │ +0034bc64 00000017 R_ARM_RELATIVE │ │ │ │ +0034bc68 00000017 R_ARM_RELATIVE │ │ │ │ +0034bc6c 00000017 R_ARM_RELATIVE │ │ │ │ +0034bc70 00000017 R_ARM_RELATIVE │ │ │ │ +0034bc74 00000017 R_ARM_RELATIVE │ │ │ │ +0034bc78 00000017 R_ARM_RELATIVE │ │ │ │ +0034bc7c 00000017 R_ARM_RELATIVE │ │ │ │ +0034bc80 00000017 R_ARM_RELATIVE │ │ │ │ +0034bc84 00000017 R_ARM_RELATIVE │ │ │ │ +0034bc88 00000017 R_ARM_RELATIVE │ │ │ │ +0034bc90 00000017 R_ARM_RELATIVE │ │ │ │ +0034bc94 00000017 R_ARM_RELATIVE │ │ │ │ +0034bc98 00000017 R_ARM_RELATIVE │ │ │ │ +0034bc9c 00000017 R_ARM_RELATIVE │ │ │ │ +0034bca0 00000017 R_ARM_RELATIVE │ │ │ │ +0034bca4 00000017 R_ARM_RELATIVE │ │ │ │ +0034bca8 00000017 R_ARM_RELATIVE │ │ │ │ +0034bcac 00000017 R_ARM_RELATIVE │ │ │ │ +0034bcb0 00000017 R_ARM_RELATIVE │ │ │ │ +0034bcb4 00000017 R_ARM_RELATIVE │ │ │ │ +0034bcb8 00000017 R_ARM_RELATIVE │ │ │ │ +0034bcbc 00000017 R_ARM_RELATIVE │ │ │ │ +0034bcc0 00000017 R_ARM_RELATIVE │ │ │ │ +0034bcc4 00000017 R_ARM_RELATIVE │ │ │ │ +0034bcc8 00000017 R_ARM_RELATIVE │ │ │ │ +0034bccc 00000017 R_ARM_RELATIVE │ │ │ │ +0034bcd0 00000017 R_ARM_RELATIVE │ │ │ │ +0034bcd4 00000017 R_ARM_RELATIVE │ │ │ │ +0034bcd8 00000017 R_ARM_RELATIVE │ │ │ │ +0034bcdc 00000017 R_ARM_RELATIVE │ │ │ │ +0034bce0 00000017 R_ARM_RELATIVE │ │ │ │ +0034bce4 00000017 R_ARM_RELATIVE │ │ │ │ +0034bce8 00000017 R_ARM_RELATIVE │ │ │ │ +0034bcf0 00000017 R_ARM_RELATIVE │ │ │ │ +0034bcf8 00000017 R_ARM_RELATIVE │ │ │ │ +0034bd00 00000017 R_ARM_RELATIVE │ │ │ │ +0034bd08 00000017 R_ARM_RELATIVE │ │ │ │ +0034bd10 00000017 R_ARM_RELATIVE │ │ │ │ +0034bd18 00000017 R_ARM_RELATIVE │ │ │ │ +0034bd20 00000017 R_ARM_RELATIVE │ │ │ │ +0034bd28 00000017 R_ARM_RELATIVE │ │ │ │ +0034bd30 00000017 R_ARM_RELATIVE │ │ │ │ +0034bd38 00000017 R_ARM_RELATIVE │ │ │ │ +0034bd40 00000017 R_ARM_RELATIVE │ │ │ │ +0034bd48 00000017 R_ARM_RELATIVE │ │ │ │ +0034bd50 00000017 R_ARM_RELATIVE │ │ │ │ +0034bd58 00000017 R_ARM_RELATIVE │ │ │ │ +0034bd60 00000017 R_ARM_RELATIVE │ │ │ │ +0034bd68 00000017 R_ARM_RELATIVE │ │ │ │ +0034bd70 00000017 R_ARM_RELATIVE │ │ │ │ +0034bd78 00000017 R_ARM_RELATIVE │ │ │ │ +0034bd80 00000017 R_ARM_RELATIVE │ │ │ │ +0034bd88 00000017 R_ARM_RELATIVE │ │ │ │ +0034bd90 00000017 R_ARM_RELATIVE │ │ │ │ +0034bd98 00000017 R_ARM_RELATIVE │ │ │ │ +0034bda0 00000017 R_ARM_RELATIVE │ │ │ │ +0034bda8 00000017 R_ARM_RELATIVE │ │ │ │ +0034bdb0 00000017 R_ARM_RELATIVE │ │ │ │ +0034bdb8 00000017 R_ARM_RELATIVE │ │ │ │ +0034bdc0 00000017 R_ARM_RELATIVE │ │ │ │ +0034bdc8 00000017 R_ARM_RELATIVE │ │ │ │ +0034bdd0 00000017 R_ARM_RELATIVE │ │ │ │ +0034bdd8 00000017 R_ARM_RELATIVE │ │ │ │ +0034bde0 00000017 R_ARM_RELATIVE │ │ │ │ +0034bde8 00000017 R_ARM_RELATIVE │ │ │ │ +0034bdf0 00000017 R_ARM_RELATIVE │ │ │ │ +0034bdf8 00000017 R_ARM_RELATIVE │ │ │ │ +0034be00 00000017 R_ARM_RELATIVE │ │ │ │ +0034be08 00000017 R_ARM_RELATIVE │ │ │ │ +0034be10 00000017 R_ARM_RELATIVE │ │ │ │ +0034be18 00000017 R_ARM_RELATIVE │ │ │ │ +0034be20 00000017 R_ARM_RELATIVE │ │ │ │ +0034be28 00000017 R_ARM_RELATIVE │ │ │ │ +0034be30 00000017 R_ARM_RELATIVE │ │ │ │ +0034be38 00000017 R_ARM_RELATIVE │ │ │ │ +0034be40 00000017 R_ARM_RELATIVE │ │ │ │ +0034be48 00000017 R_ARM_RELATIVE │ │ │ │ +0034be50 00000017 R_ARM_RELATIVE │ │ │ │ +0034be58 00000017 R_ARM_RELATIVE │ │ │ │ +0034be5c 00000017 R_ARM_RELATIVE │ │ │ │ +0034be60 00000017 R_ARM_RELATIVE │ │ │ │ +0034be64 00000017 R_ARM_RELATIVE │ │ │ │ +0034be68 00000017 R_ARM_RELATIVE │ │ │ │ +0034be6c 00000017 R_ARM_RELATIVE │ │ │ │ +0034be70 00000017 R_ARM_RELATIVE │ │ │ │ +0034be74 00000017 R_ARM_RELATIVE │ │ │ │ +0034be78 00000017 R_ARM_RELATIVE │ │ │ │ +0034be7c 00000017 R_ARM_RELATIVE │ │ │ │ +0034be80 00000017 R_ARM_RELATIVE │ │ │ │ +0034be84 00000017 R_ARM_RELATIVE │ │ │ │ +0034be88 00000017 R_ARM_RELATIVE │ │ │ │ +0034be8c 00000017 R_ARM_RELATIVE │ │ │ │ +0034be90 00000017 R_ARM_RELATIVE │ │ │ │ +0034be94 00000017 R_ARM_RELATIVE │ │ │ │ +0034be98 00000017 R_ARM_RELATIVE │ │ │ │ +0034be9c 00000017 R_ARM_RELATIVE │ │ │ │ +0034bea0 00000017 R_ARM_RELATIVE │ │ │ │ +0034bea4 00000017 R_ARM_RELATIVE │ │ │ │ +0034bea8 00000017 R_ARM_RELATIVE │ │ │ │ +0034beac 00000017 R_ARM_RELATIVE │ │ │ │ +0034beb0 00000017 R_ARM_RELATIVE │ │ │ │ +0034beb4 00000017 R_ARM_RELATIVE │ │ │ │ +0034beb8 00000017 R_ARM_RELATIVE │ │ │ │ +0034bebc 00000017 R_ARM_RELATIVE │ │ │ │ +0034bec0 00000017 R_ARM_RELATIVE │ │ │ │ +0034bec4 00000017 R_ARM_RELATIVE │ │ │ │ +0034bec8 00000017 R_ARM_RELATIVE │ │ │ │ +0034becc 00000017 R_ARM_RELATIVE │ │ │ │ +0034bed0 00000017 R_ARM_RELATIVE │ │ │ │ +0034bed4 00000017 R_ARM_RELATIVE │ │ │ │ +0034bed8 00000017 R_ARM_RELATIVE │ │ │ │ +0034bedc 00000017 R_ARM_RELATIVE │ │ │ │ +0034bee0 00000017 R_ARM_RELATIVE │ │ │ │ +0034bee4 00000017 R_ARM_RELATIVE │ │ │ │ +0034bee8 00000017 R_ARM_RELATIVE │ │ │ │ +0034beec 00000017 R_ARM_RELATIVE │ │ │ │ +0034bef0 00000017 R_ARM_RELATIVE │ │ │ │ +0034befc 00000017 R_ARM_RELATIVE │ │ │ │ +0034bf00 00000017 R_ARM_RELATIVE │ │ │ │ +0034bf04 00000017 R_ARM_RELATIVE │ │ │ │ +0034bf08 00000017 R_ARM_RELATIVE │ │ │ │ +0034bf0c 00000017 R_ARM_RELATIVE │ │ │ │ +0034bf10 00000017 R_ARM_RELATIVE │ │ │ │ +0034bf14 00000017 R_ARM_RELATIVE │ │ │ │ +0034bf18 00000017 R_ARM_RELATIVE │ │ │ │ +0034bf1c 00000017 R_ARM_RELATIVE │ │ │ │ +0034bf20 00000017 R_ARM_RELATIVE │ │ │ │ +0034bf24 00000017 R_ARM_RELATIVE │ │ │ │ +0034bf28 00000017 R_ARM_RELATIVE │ │ │ │ +0034bf2c 00000017 R_ARM_RELATIVE │ │ │ │ +0034bf30 00000017 R_ARM_RELATIVE │ │ │ │ +0034bf34 00000017 R_ARM_RELATIVE │ │ │ │ +0034bf38 00000017 R_ARM_RELATIVE │ │ │ │ +0034bf3c 00000017 R_ARM_RELATIVE │ │ │ │ +0034bf40 00000017 R_ARM_RELATIVE │ │ │ │ +0034bf44 00000017 R_ARM_RELATIVE │ │ │ │ +0034bf48 00000017 R_ARM_RELATIVE │ │ │ │ +0034bf4c 00000017 R_ARM_RELATIVE │ │ │ │ +0034bf50 00000017 R_ARM_RELATIVE │ │ │ │ +0034bf54 00000017 R_ARM_RELATIVE │ │ │ │ +0034bf58 00000017 R_ARM_RELATIVE │ │ │ │ +0034bf5c 00000017 R_ARM_RELATIVE │ │ │ │ +0034bf60 00000017 R_ARM_RELATIVE │ │ │ │ +0034bf64 00000017 R_ARM_RELATIVE │ │ │ │ +0034bf68 00000017 R_ARM_RELATIVE │ │ │ │ +0034bf6c 00000017 R_ARM_RELATIVE │ │ │ │ +0034bf70 00000017 R_ARM_RELATIVE │ │ │ │ +0034bf74 00000017 R_ARM_RELATIVE │ │ │ │ +0034bf78 00000017 R_ARM_RELATIVE │ │ │ │ +0034bf7c 00000017 R_ARM_RELATIVE │ │ │ │ +0034bf80 00000017 R_ARM_RELATIVE │ │ │ │ +0034bf84 00000017 R_ARM_RELATIVE │ │ │ │ +0034bf88 00000017 R_ARM_RELATIVE │ │ │ │ +0034bf8c 00000017 R_ARM_RELATIVE │ │ │ │ +0034bf90 00000017 R_ARM_RELATIVE │ │ │ │ +0034bf94 00000017 R_ARM_RELATIVE │ │ │ │ +0034bf98 00000017 R_ARM_RELATIVE │ │ │ │ +0034bf9c 00000017 R_ARM_RELATIVE │ │ │ │ +0034bfa0 00000017 R_ARM_RELATIVE │ │ │ │ +0034bfa4 00000017 R_ARM_RELATIVE │ │ │ │ +0034bfa8 00000017 R_ARM_RELATIVE │ │ │ │ +0034bfac 00000017 R_ARM_RELATIVE │ │ │ │ +0034bfb0 00000017 R_ARM_RELATIVE │ │ │ │ +0034bfb4 00000017 R_ARM_RELATIVE │ │ │ │ +0034bfb8 00000017 R_ARM_RELATIVE │ │ │ │ +0034bfbc 00000017 R_ARM_RELATIVE │ │ │ │ +0034bfc0 00000017 R_ARM_RELATIVE │ │ │ │ +0034bfc4 00000017 R_ARM_RELATIVE │ │ │ │ +0034bfc8 00000017 R_ARM_RELATIVE │ │ │ │ +0034bfcc 00000017 R_ARM_RELATIVE │ │ │ │ +0034bfd0 00000017 R_ARM_RELATIVE │ │ │ │ +0034bfd4 00000017 R_ARM_RELATIVE │ │ │ │ +0034bfd8 00000017 R_ARM_RELATIVE │ │ │ │ +0034bfdc 00000017 R_ARM_RELATIVE │ │ │ │ +0034bfe0 00000017 R_ARM_RELATIVE │ │ │ │ +0034bfe4 00000017 R_ARM_RELATIVE │ │ │ │ +0034bfe8 00000017 R_ARM_RELATIVE │ │ │ │ +0034bfec 00000017 R_ARM_RELATIVE │ │ │ │ +0034bff0 00000017 R_ARM_RELATIVE │ │ │ │ +0034bff4 00000017 R_ARM_RELATIVE │ │ │ │ +0034bff8 00000017 R_ARM_RELATIVE │ │ │ │ +0034bffc 00000017 R_ARM_RELATIVE │ │ │ │ +0034c000 00000017 R_ARM_RELATIVE │ │ │ │ +0034c004 00000017 R_ARM_RELATIVE │ │ │ │ +0034c008 00000017 R_ARM_RELATIVE │ │ │ │ +0034c00c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c010 00000017 R_ARM_RELATIVE │ │ │ │ +0034c014 00000017 R_ARM_RELATIVE │ │ │ │ +0034c018 00000017 R_ARM_RELATIVE │ │ │ │ +0034c01c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c020 00000017 R_ARM_RELATIVE │ │ │ │ +0034c024 00000017 R_ARM_RELATIVE │ │ │ │ +0034c028 00000017 R_ARM_RELATIVE │ │ │ │ +0034c02c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c030 00000017 R_ARM_RELATIVE │ │ │ │ +0034c034 00000017 R_ARM_RELATIVE │ │ │ │ +0034c038 00000017 R_ARM_RELATIVE │ │ │ │ +0034c03c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c040 00000017 R_ARM_RELATIVE │ │ │ │ +0034c044 00000017 R_ARM_RELATIVE │ │ │ │ +0034c048 00000017 R_ARM_RELATIVE │ │ │ │ +0034c04c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c050 00000017 R_ARM_RELATIVE │ │ │ │ +0034c054 00000017 R_ARM_RELATIVE │ │ │ │ +0034c058 00000017 R_ARM_RELATIVE │ │ │ │ +0034c05c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c060 00000017 R_ARM_RELATIVE │ │ │ │ +0034c064 00000017 R_ARM_RELATIVE │ │ │ │ +0034c068 00000017 R_ARM_RELATIVE │ │ │ │ +0034c06c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c070 00000017 R_ARM_RELATIVE │ │ │ │ +0034c074 00000017 R_ARM_RELATIVE │ │ │ │ +0034c078 00000017 R_ARM_RELATIVE │ │ │ │ +0034c07c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c080 00000017 R_ARM_RELATIVE │ │ │ │ +0034c084 00000017 R_ARM_RELATIVE │ │ │ │ +0034c088 00000017 R_ARM_RELATIVE │ │ │ │ +0034c08c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c090 00000017 R_ARM_RELATIVE │ │ │ │ +0034c094 00000017 R_ARM_RELATIVE │ │ │ │ +0034c098 00000017 R_ARM_RELATIVE │ │ │ │ +0034c09c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c0a0 00000017 R_ARM_RELATIVE │ │ │ │ +0034c0a4 00000017 R_ARM_RELATIVE │ │ │ │ +0034c0a8 00000017 R_ARM_RELATIVE │ │ │ │ +0034c0ac 00000017 R_ARM_RELATIVE │ │ │ │ +0034c0b0 00000017 R_ARM_RELATIVE │ │ │ │ +0034c0b4 00000017 R_ARM_RELATIVE │ │ │ │ +0034c0b8 00000017 R_ARM_RELATIVE │ │ │ │ +0034c0bc 00000017 R_ARM_RELATIVE │ │ │ │ +0034c0c0 00000017 R_ARM_RELATIVE │ │ │ │ +0034c0c4 00000017 R_ARM_RELATIVE │ │ │ │ +0034c0c8 00000017 R_ARM_RELATIVE │ │ │ │ +0034c0cc 00000017 R_ARM_RELATIVE │ │ │ │ +0034c0d0 00000017 R_ARM_RELATIVE │ │ │ │ +0034c0d4 00000017 R_ARM_RELATIVE │ │ │ │ +0034c0d8 00000017 R_ARM_RELATIVE │ │ │ │ +0034c0dc 00000017 R_ARM_RELATIVE │ │ │ │ +0034c0e0 00000017 R_ARM_RELATIVE │ │ │ │ +0034c0e4 00000017 R_ARM_RELATIVE │ │ │ │ +0034c0e8 00000017 R_ARM_RELATIVE │ │ │ │ +0034c0ec 00000017 R_ARM_RELATIVE │ │ │ │ +0034c0f0 00000017 R_ARM_RELATIVE │ │ │ │ +0034c0f4 00000017 R_ARM_RELATIVE │ │ │ │ +0034c0f8 00000017 R_ARM_RELATIVE │ │ │ │ +0034c0fc 00000017 R_ARM_RELATIVE │ │ │ │ +0034c100 00000017 R_ARM_RELATIVE │ │ │ │ +0034c104 00000017 R_ARM_RELATIVE │ │ │ │ +0034c108 00000017 R_ARM_RELATIVE │ │ │ │ +0034c10c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c110 00000017 R_ARM_RELATIVE │ │ │ │ +0034c114 00000017 R_ARM_RELATIVE │ │ │ │ +0034c118 00000017 R_ARM_RELATIVE │ │ │ │ +0034c11c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c120 00000017 R_ARM_RELATIVE │ │ │ │ +0034c124 00000017 R_ARM_RELATIVE │ │ │ │ +0034c128 00000017 R_ARM_RELATIVE │ │ │ │ +0034c12c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c130 00000017 R_ARM_RELATIVE │ │ │ │ +0034c134 00000017 R_ARM_RELATIVE │ │ │ │ +0034c138 00000017 R_ARM_RELATIVE │ │ │ │ +0034c13c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c140 00000017 R_ARM_RELATIVE │ │ │ │ +0034c144 00000017 R_ARM_RELATIVE │ │ │ │ +0034c148 00000017 R_ARM_RELATIVE │ │ │ │ +0034c14c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c150 00000017 R_ARM_RELATIVE │ │ │ │ +0034c154 00000017 R_ARM_RELATIVE │ │ │ │ +0034c158 00000017 R_ARM_RELATIVE │ │ │ │ +0034c15c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c160 00000017 R_ARM_RELATIVE │ │ │ │ +0034c164 00000017 R_ARM_RELATIVE │ │ │ │ +0034c168 00000017 R_ARM_RELATIVE │ │ │ │ +0034c16c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c170 00000017 R_ARM_RELATIVE │ │ │ │ +0034c174 00000017 R_ARM_RELATIVE │ │ │ │ +0034c178 00000017 R_ARM_RELATIVE │ │ │ │ +0034c17c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c180 00000017 R_ARM_RELATIVE │ │ │ │ +0034c184 00000017 R_ARM_RELATIVE │ │ │ │ +0034c188 00000017 R_ARM_RELATIVE │ │ │ │ +0034c18c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c190 00000017 R_ARM_RELATIVE │ │ │ │ +0034c194 00000017 R_ARM_RELATIVE │ │ │ │ +0034c198 00000017 R_ARM_RELATIVE │ │ │ │ +0034c19c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c1a0 00000017 R_ARM_RELATIVE │ │ │ │ +0034c1a4 00000017 R_ARM_RELATIVE │ │ │ │ +0034c1a8 00000017 R_ARM_RELATIVE │ │ │ │ +0034c1ac 00000017 R_ARM_RELATIVE │ │ │ │ +0034c1b0 00000017 R_ARM_RELATIVE │ │ │ │ +0034c1b4 00000017 R_ARM_RELATIVE │ │ │ │ +0034c1b8 00000017 R_ARM_RELATIVE │ │ │ │ +0034c1bc 00000017 R_ARM_RELATIVE │ │ │ │ +0034c1c0 00000017 R_ARM_RELATIVE │ │ │ │ +0034c1c4 00000017 R_ARM_RELATIVE │ │ │ │ +0034c1c8 00000017 R_ARM_RELATIVE │ │ │ │ +0034c1cc 00000017 R_ARM_RELATIVE │ │ │ │ +0034c1d0 00000017 R_ARM_RELATIVE │ │ │ │ +0034c1d4 00000017 R_ARM_RELATIVE │ │ │ │ +0034c1d8 00000017 R_ARM_RELATIVE │ │ │ │ +0034c1dc 00000017 R_ARM_RELATIVE │ │ │ │ +0034c1e0 00000017 R_ARM_RELATIVE │ │ │ │ +0034c1e4 00000017 R_ARM_RELATIVE │ │ │ │ +0034c1e8 00000017 R_ARM_RELATIVE │ │ │ │ +0034c1ec 00000017 R_ARM_RELATIVE │ │ │ │ +0034c1f0 00000017 R_ARM_RELATIVE │ │ │ │ +0034c1f4 00000017 R_ARM_RELATIVE │ │ │ │ +0034c1f8 00000017 R_ARM_RELATIVE │ │ │ │ +0034c1fc 00000017 R_ARM_RELATIVE │ │ │ │ +0034c200 00000017 R_ARM_RELATIVE │ │ │ │ +0034c204 00000017 R_ARM_RELATIVE │ │ │ │ +0034c208 00000017 R_ARM_RELATIVE │ │ │ │ +0034c20c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c210 00000017 R_ARM_RELATIVE │ │ │ │ +0034c214 00000017 R_ARM_RELATIVE │ │ │ │ +0034c218 00000017 R_ARM_RELATIVE │ │ │ │ +0034c21c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c220 00000017 R_ARM_RELATIVE │ │ │ │ +0034c224 00000017 R_ARM_RELATIVE │ │ │ │ +0034c228 00000017 R_ARM_RELATIVE │ │ │ │ +0034c22c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c230 00000017 R_ARM_RELATIVE │ │ │ │ +0034c234 00000017 R_ARM_RELATIVE │ │ │ │ +0034c238 00000017 R_ARM_RELATIVE │ │ │ │ +0034c23c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c240 00000017 R_ARM_RELATIVE │ │ │ │ +0034c244 00000017 R_ARM_RELATIVE │ │ │ │ +0034c248 00000017 R_ARM_RELATIVE │ │ │ │ +0034c24c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c250 00000017 R_ARM_RELATIVE │ │ │ │ +0034c254 00000017 R_ARM_RELATIVE │ │ │ │ +0034c258 00000017 R_ARM_RELATIVE │ │ │ │ +0034c25c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c260 00000017 R_ARM_RELATIVE │ │ │ │ +0034c264 00000017 R_ARM_RELATIVE │ │ │ │ +0034c268 00000017 R_ARM_RELATIVE │ │ │ │ +0034c26c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c270 00000017 R_ARM_RELATIVE │ │ │ │ +0034c274 00000017 R_ARM_RELATIVE │ │ │ │ +0034c278 00000017 R_ARM_RELATIVE │ │ │ │ +0034c27c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c280 00000017 R_ARM_RELATIVE │ │ │ │ +0034c284 00000017 R_ARM_RELATIVE │ │ │ │ +0034c288 00000017 R_ARM_RELATIVE │ │ │ │ +0034c28c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c290 00000017 R_ARM_RELATIVE │ │ │ │ +0034c294 00000017 R_ARM_RELATIVE │ │ │ │ +0034c298 00000017 R_ARM_RELATIVE │ │ │ │ +0034c29c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c2a0 00000017 R_ARM_RELATIVE │ │ │ │ +0034c2a4 00000017 R_ARM_RELATIVE │ │ │ │ +0034c2a8 00000017 R_ARM_RELATIVE │ │ │ │ +0034c2ac 00000017 R_ARM_RELATIVE │ │ │ │ +0034c2b0 00000017 R_ARM_RELATIVE │ │ │ │ +0034c2b4 00000017 R_ARM_RELATIVE │ │ │ │ +0034c2b8 00000017 R_ARM_RELATIVE │ │ │ │ +0034c2bc 00000017 R_ARM_RELATIVE │ │ │ │ +0034c2c0 00000017 R_ARM_RELATIVE │ │ │ │ +0034c2c4 00000017 R_ARM_RELATIVE │ │ │ │ +0034c2c8 00000017 R_ARM_RELATIVE │ │ │ │ +0034c2cc 00000017 R_ARM_RELATIVE │ │ │ │ +0034c2d0 00000017 R_ARM_RELATIVE │ │ │ │ +0034c2d4 00000017 R_ARM_RELATIVE │ │ │ │ +0034c2d8 00000017 R_ARM_RELATIVE │ │ │ │ +0034c2dc 00000017 R_ARM_RELATIVE │ │ │ │ +0034c2e0 00000017 R_ARM_RELATIVE │ │ │ │ +0034c2e4 00000017 R_ARM_RELATIVE │ │ │ │ +0034c2e8 00000017 R_ARM_RELATIVE │ │ │ │ +0034c2ec 00000017 R_ARM_RELATIVE │ │ │ │ +0034c2f0 00000017 R_ARM_RELATIVE │ │ │ │ +0034c2f4 00000017 R_ARM_RELATIVE │ │ │ │ +0034c2f8 00000017 R_ARM_RELATIVE │ │ │ │ +0034c2fc 00000017 R_ARM_RELATIVE │ │ │ │ +0034c300 00000017 R_ARM_RELATIVE │ │ │ │ +0034c304 00000017 R_ARM_RELATIVE │ │ │ │ +0034c308 00000017 R_ARM_RELATIVE │ │ │ │ +0034c30c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c310 00000017 R_ARM_RELATIVE │ │ │ │ +0034c314 00000017 R_ARM_RELATIVE │ │ │ │ +0034c318 00000017 R_ARM_RELATIVE │ │ │ │ +0034c31c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c320 00000017 R_ARM_RELATIVE │ │ │ │ +0034c324 00000017 R_ARM_RELATIVE │ │ │ │ +0034c328 00000017 R_ARM_RELATIVE │ │ │ │ +0034c32c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c330 00000017 R_ARM_RELATIVE │ │ │ │ +0034c334 00000017 R_ARM_RELATIVE │ │ │ │ +0034c338 00000017 R_ARM_RELATIVE │ │ │ │ +0034c33c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c340 00000017 R_ARM_RELATIVE │ │ │ │ +0034c344 00000017 R_ARM_RELATIVE │ │ │ │ +0034c348 00000017 R_ARM_RELATIVE │ │ │ │ +0034c34c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c350 00000017 R_ARM_RELATIVE │ │ │ │ +0034c354 00000017 R_ARM_RELATIVE │ │ │ │ +0034c358 00000017 R_ARM_RELATIVE │ │ │ │ +0034c35c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c360 00000017 R_ARM_RELATIVE │ │ │ │ +0034c364 00000017 R_ARM_RELATIVE │ │ │ │ +0034c368 00000017 R_ARM_RELATIVE │ │ │ │ +0034c36c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c370 00000017 R_ARM_RELATIVE │ │ │ │ +0034c374 00000017 R_ARM_RELATIVE │ │ │ │ +0034c378 00000017 R_ARM_RELATIVE │ │ │ │ +0034c37c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c380 00000017 R_ARM_RELATIVE │ │ │ │ +0034c384 00000017 R_ARM_RELATIVE │ │ │ │ +0034c388 00000017 R_ARM_RELATIVE │ │ │ │ +0034c38c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c390 00000017 R_ARM_RELATIVE │ │ │ │ +0034c394 00000017 R_ARM_RELATIVE │ │ │ │ +0034c398 00000017 R_ARM_RELATIVE │ │ │ │ +0034c39c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c3a0 00000017 R_ARM_RELATIVE │ │ │ │ +0034c3a4 00000017 R_ARM_RELATIVE │ │ │ │ +0034c3a8 00000017 R_ARM_RELATIVE │ │ │ │ +0034c3ac 00000017 R_ARM_RELATIVE │ │ │ │ +0034c3b0 00000017 R_ARM_RELATIVE │ │ │ │ +0034c3b4 00000017 R_ARM_RELATIVE │ │ │ │ +0034c3b8 00000017 R_ARM_RELATIVE │ │ │ │ +0034c3bc 00000017 R_ARM_RELATIVE │ │ │ │ +0034c3c0 00000017 R_ARM_RELATIVE │ │ │ │ +0034c3c4 00000017 R_ARM_RELATIVE │ │ │ │ +0034c3c8 00000017 R_ARM_RELATIVE │ │ │ │ +0034c3cc 00000017 R_ARM_RELATIVE │ │ │ │ +0034c3d0 00000017 R_ARM_RELATIVE │ │ │ │ +0034c3d4 00000017 R_ARM_RELATIVE │ │ │ │ +0034c3d8 00000017 R_ARM_RELATIVE │ │ │ │ +0034c3dc 00000017 R_ARM_RELATIVE │ │ │ │ +0034c3e0 00000017 R_ARM_RELATIVE │ │ │ │ +0034c3e4 00000017 R_ARM_RELATIVE │ │ │ │ +0034c3e8 00000017 R_ARM_RELATIVE │ │ │ │ +0034c3ec 00000017 R_ARM_RELATIVE │ │ │ │ +0034c3f0 00000017 R_ARM_RELATIVE │ │ │ │ +0034c3f4 00000017 R_ARM_RELATIVE │ │ │ │ +0034c3f8 00000017 R_ARM_RELATIVE │ │ │ │ +0034c3fc 00000017 R_ARM_RELATIVE │ │ │ │ +0034c400 00000017 R_ARM_RELATIVE │ │ │ │ +0034c404 00000017 R_ARM_RELATIVE │ │ │ │ +0034c408 00000017 R_ARM_RELATIVE │ │ │ │ +0034c40c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c410 00000017 R_ARM_RELATIVE │ │ │ │ +0034c414 00000017 R_ARM_RELATIVE │ │ │ │ +0034c418 00000017 R_ARM_RELATIVE │ │ │ │ +0034c41c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c420 00000017 R_ARM_RELATIVE │ │ │ │ +0034c424 00000017 R_ARM_RELATIVE │ │ │ │ +0034c428 00000017 R_ARM_RELATIVE │ │ │ │ +0034c42c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c430 00000017 R_ARM_RELATIVE │ │ │ │ +0034c434 00000017 R_ARM_RELATIVE │ │ │ │ +0034c438 00000017 R_ARM_RELATIVE │ │ │ │ +0034c43c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c440 00000017 R_ARM_RELATIVE │ │ │ │ +0034c444 00000017 R_ARM_RELATIVE │ │ │ │ +0034c448 00000017 R_ARM_RELATIVE │ │ │ │ +0034c44c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c450 00000017 R_ARM_RELATIVE │ │ │ │ +0034c454 00000017 R_ARM_RELATIVE │ │ │ │ +0034c458 00000017 R_ARM_RELATIVE │ │ │ │ +0034c45c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c460 00000017 R_ARM_RELATIVE │ │ │ │ +0034c464 00000017 R_ARM_RELATIVE │ │ │ │ +0034c468 00000017 R_ARM_RELATIVE │ │ │ │ +0034c46c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c470 00000017 R_ARM_RELATIVE │ │ │ │ +0034c474 00000017 R_ARM_RELATIVE │ │ │ │ +0034c478 00000017 R_ARM_RELATIVE │ │ │ │ +0034c47c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c480 00000017 R_ARM_RELATIVE │ │ │ │ +0034c484 00000017 R_ARM_RELATIVE │ │ │ │ +0034c488 00000017 R_ARM_RELATIVE │ │ │ │ +0034c48c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c490 00000017 R_ARM_RELATIVE │ │ │ │ +0034c494 00000017 R_ARM_RELATIVE │ │ │ │ +0034c498 00000017 R_ARM_RELATIVE │ │ │ │ +0034c49c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c4a0 00000017 R_ARM_RELATIVE │ │ │ │ +0034c4a4 00000017 R_ARM_RELATIVE │ │ │ │ +0034c4a8 00000017 R_ARM_RELATIVE │ │ │ │ +0034c4ac 00000017 R_ARM_RELATIVE │ │ │ │ +0034c4b0 00000017 R_ARM_RELATIVE │ │ │ │ +0034c4b4 00000017 R_ARM_RELATIVE │ │ │ │ +0034c4b8 00000017 R_ARM_RELATIVE │ │ │ │ +0034c4bc 00000017 R_ARM_RELATIVE │ │ │ │ +0034c4c0 00000017 R_ARM_RELATIVE │ │ │ │ +0034c4c4 00000017 R_ARM_RELATIVE │ │ │ │ +0034c4c8 00000017 R_ARM_RELATIVE │ │ │ │ +0034c4cc 00000017 R_ARM_RELATIVE │ │ │ │ +0034c4d0 00000017 R_ARM_RELATIVE │ │ │ │ +0034c4d4 00000017 R_ARM_RELATIVE │ │ │ │ +0034c4d8 00000017 R_ARM_RELATIVE │ │ │ │ +0034c4dc 00000017 R_ARM_RELATIVE │ │ │ │ +0034c4e0 00000017 R_ARM_RELATIVE │ │ │ │ +0034c4e4 00000017 R_ARM_RELATIVE │ │ │ │ +0034c4e8 00000017 R_ARM_RELATIVE │ │ │ │ +0034c4ec 00000017 R_ARM_RELATIVE │ │ │ │ +0034c4f0 00000017 R_ARM_RELATIVE │ │ │ │ +0034c4f4 00000017 R_ARM_RELATIVE │ │ │ │ +0034c4f8 00000017 R_ARM_RELATIVE │ │ │ │ +0034c4fc 00000017 R_ARM_RELATIVE │ │ │ │ +0034c500 00000017 R_ARM_RELATIVE │ │ │ │ +0034c504 00000017 R_ARM_RELATIVE │ │ │ │ +0034c508 00000017 R_ARM_RELATIVE │ │ │ │ +0034c50c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c510 00000017 R_ARM_RELATIVE │ │ │ │ +0034c514 00000017 R_ARM_RELATIVE │ │ │ │ +0034c518 00000017 R_ARM_RELATIVE │ │ │ │ +0034c51c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c520 00000017 R_ARM_RELATIVE │ │ │ │ +0034c524 00000017 R_ARM_RELATIVE │ │ │ │ +0034c528 00000017 R_ARM_RELATIVE │ │ │ │ +0034c52c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c530 00000017 R_ARM_RELATIVE │ │ │ │ +0034c534 00000017 R_ARM_RELATIVE │ │ │ │ +0034c538 00000017 R_ARM_RELATIVE │ │ │ │ +0034c53c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c540 00000017 R_ARM_RELATIVE │ │ │ │ +0034c544 00000017 R_ARM_RELATIVE │ │ │ │ +0034c548 00000017 R_ARM_RELATIVE │ │ │ │ +0034c54c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c550 00000017 R_ARM_RELATIVE │ │ │ │ +0034c554 00000017 R_ARM_RELATIVE │ │ │ │ +0034c558 00000017 R_ARM_RELATIVE │ │ │ │ +0034c55c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c560 00000017 R_ARM_RELATIVE │ │ │ │ +0034c564 00000017 R_ARM_RELATIVE │ │ │ │ +0034c568 00000017 R_ARM_RELATIVE │ │ │ │ +0034c56c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c570 00000017 R_ARM_RELATIVE │ │ │ │ +0034c574 00000017 R_ARM_RELATIVE │ │ │ │ +0034c578 00000017 R_ARM_RELATIVE │ │ │ │ +0034c57c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c580 00000017 R_ARM_RELATIVE │ │ │ │ +0034c584 00000017 R_ARM_RELATIVE │ │ │ │ +0034c588 00000017 R_ARM_RELATIVE │ │ │ │ +0034c58c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c590 00000017 R_ARM_RELATIVE │ │ │ │ +0034c594 00000017 R_ARM_RELATIVE │ │ │ │ +0034c598 00000017 R_ARM_RELATIVE │ │ │ │ +0034c59c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c5a0 00000017 R_ARM_RELATIVE │ │ │ │ +0034c5a4 00000017 R_ARM_RELATIVE │ │ │ │ +0034c5a8 00000017 R_ARM_RELATIVE │ │ │ │ +0034c5ac 00000017 R_ARM_RELATIVE │ │ │ │ +0034c5b0 00000017 R_ARM_RELATIVE │ │ │ │ +0034c5b4 00000017 R_ARM_RELATIVE │ │ │ │ +0034c5b8 00000017 R_ARM_RELATIVE │ │ │ │ +0034c5bc 00000017 R_ARM_RELATIVE │ │ │ │ +0034c5c0 00000017 R_ARM_RELATIVE │ │ │ │ +0034c5c4 00000017 R_ARM_RELATIVE │ │ │ │ +0034c5c8 00000017 R_ARM_RELATIVE │ │ │ │ +0034c5cc 00000017 R_ARM_RELATIVE │ │ │ │ +0034c5d0 00000017 R_ARM_RELATIVE │ │ │ │ +0034c5d4 00000017 R_ARM_RELATIVE │ │ │ │ +0034c5d8 00000017 R_ARM_RELATIVE │ │ │ │ +0034c5dc 00000017 R_ARM_RELATIVE │ │ │ │ +0034c5e0 00000017 R_ARM_RELATIVE │ │ │ │ +0034c5e4 00000017 R_ARM_RELATIVE │ │ │ │ +0034c5e8 00000017 R_ARM_RELATIVE │ │ │ │ +0034c5ec 00000017 R_ARM_RELATIVE │ │ │ │ +0034c5f0 00000017 R_ARM_RELATIVE │ │ │ │ +0034c5f4 00000017 R_ARM_RELATIVE │ │ │ │ +0034c5f8 00000017 R_ARM_RELATIVE │ │ │ │ +0034c5fc 00000017 R_ARM_RELATIVE │ │ │ │ +0034c600 00000017 R_ARM_RELATIVE │ │ │ │ +0034c604 00000017 R_ARM_RELATIVE │ │ │ │ +0034c608 00000017 R_ARM_RELATIVE │ │ │ │ +0034c60c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c610 00000017 R_ARM_RELATIVE │ │ │ │ +0034c614 00000017 R_ARM_RELATIVE │ │ │ │ +0034c618 00000017 R_ARM_RELATIVE │ │ │ │ +0034c61c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c620 00000017 R_ARM_RELATIVE │ │ │ │ +0034c624 00000017 R_ARM_RELATIVE │ │ │ │ +0034c628 00000017 R_ARM_RELATIVE │ │ │ │ +0034c62c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c630 00000017 R_ARM_RELATIVE │ │ │ │ +0034c634 00000017 R_ARM_RELATIVE │ │ │ │ +0034c638 00000017 R_ARM_RELATIVE │ │ │ │ +0034c63c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c640 00000017 R_ARM_RELATIVE │ │ │ │ +0034c644 00000017 R_ARM_RELATIVE │ │ │ │ +0034c648 00000017 R_ARM_RELATIVE │ │ │ │ +0034c64c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c650 00000017 R_ARM_RELATIVE │ │ │ │ +0034c654 00000017 R_ARM_RELATIVE │ │ │ │ +0034c658 00000017 R_ARM_RELATIVE │ │ │ │ +0034c65c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c660 00000017 R_ARM_RELATIVE │ │ │ │ +0034c664 00000017 R_ARM_RELATIVE │ │ │ │ +0034c668 00000017 R_ARM_RELATIVE │ │ │ │ +0034c66c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c670 00000017 R_ARM_RELATIVE │ │ │ │ +0034c674 00000017 R_ARM_RELATIVE │ │ │ │ +0034c678 00000017 R_ARM_RELATIVE │ │ │ │ +0034c67c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c680 00000017 R_ARM_RELATIVE │ │ │ │ +0034c684 00000017 R_ARM_RELATIVE │ │ │ │ +0034c688 00000017 R_ARM_RELATIVE │ │ │ │ +0034c68c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c690 00000017 R_ARM_RELATIVE │ │ │ │ +0034c694 00000017 R_ARM_RELATIVE │ │ │ │ +0034c698 00000017 R_ARM_RELATIVE │ │ │ │ +0034c69c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c6a0 00000017 R_ARM_RELATIVE │ │ │ │ +0034c6a4 00000017 R_ARM_RELATIVE │ │ │ │ +0034c6a8 00000017 R_ARM_RELATIVE │ │ │ │ +0034c6ac 00000017 R_ARM_RELATIVE │ │ │ │ +0034c6b0 00000017 R_ARM_RELATIVE │ │ │ │ +0034c6b4 00000017 R_ARM_RELATIVE │ │ │ │ +0034c6b8 00000017 R_ARM_RELATIVE │ │ │ │ +0034c6bc 00000017 R_ARM_RELATIVE │ │ │ │ +0034c6c0 00000017 R_ARM_RELATIVE │ │ │ │ +0034c6c4 00000017 R_ARM_RELATIVE │ │ │ │ +0034c6c8 00000017 R_ARM_RELATIVE │ │ │ │ +0034c6cc 00000017 R_ARM_RELATIVE │ │ │ │ +0034c6d0 00000017 R_ARM_RELATIVE │ │ │ │ +0034c6d4 00000017 R_ARM_RELATIVE │ │ │ │ +0034c6d8 00000017 R_ARM_RELATIVE │ │ │ │ +0034c6dc 00000017 R_ARM_RELATIVE │ │ │ │ +0034c6e0 00000017 R_ARM_RELATIVE │ │ │ │ +0034c6e4 00000017 R_ARM_RELATIVE │ │ │ │ +0034c6e8 00000017 R_ARM_RELATIVE │ │ │ │ +0034c6ec 00000017 R_ARM_RELATIVE │ │ │ │ +0034c6f0 00000017 R_ARM_RELATIVE │ │ │ │ +0034c6f4 00000017 R_ARM_RELATIVE │ │ │ │ +0034c6f8 00000017 R_ARM_RELATIVE │ │ │ │ +0034c6fc 00000017 R_ARM_RELATIVE │ │ │ │ +0034c700 00000017 R_ARM_RELATIVE │ │ │ │ +0034c704 00000017 R_ARM_RELATIVE │ │ │ │ +0034c708 00000017 R_ARM_RELATIVE │ │ │ │ +0034c70c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c710 00000017 R_ARM_RELATIVE │ │ │ │ +0034c714 00000017 R_ARM_RELATIVE │ │ │ │ +0034c718 00000017 R_ARM_RELATIVE │ │ │ │ +0034c71c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c720 00000017 R_ARM_RELATIVE │ │ │ │ +0034c724 00000017 R_ARM_RELATIVE │ │ │ │ +0034c728 00000017 R_ARM_RELATIVE │ │ │ │ +0034c72c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c730 00000017 R_ARM_RELATIVE │ │ │ │ +0034c734 00000017 R_ARM_RELATIVE │ │ │ │ +0034c738 00000017 R_ARM_RELATIVE │ │ │ │ +0034c73c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c740 00000017 R_ARM_RELATIVE │ │ │ │ +0034c744 00000017 R_ARM_RELATIVE │ │ │ │ +0034c748 00000017 R_ARM_RELATIVE │ │ │ │ +0034c74c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c750 00000017 R_ARM_RELATIVE │ │ │ │ +0034c754 00000017 R_ARM_RELATIVE │ │ │ │ +0034c758 00000017 R_ARM_RELATIVE │ │ │ │ +0034c75c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c760 00000017 R_ARM_RELATIVE │ │ │ │ +0034c764 00000017 R_ARM_RELATIVE │ │ │ │ +0034c768 00000017 R_ARM_RELATIVE │ │ │ │ +0034c76c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c770 00000017 R_ARM_RELATIVE │ │ │ │ +0034c77c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c780 00000017 R_ARM_RELATIVE │ │ │ │ +0034c784 00000017 R_ARM_RELATIVE │ │ │ │ +0034c788 00000017 R_ARM_RELATIVE │ │ │ │ +0034c78c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c790 00000017 R_ARM_RELATIVE │ │ │ │ +0034c794 00000017 R_ARM_RELATIVE │ │ │ │ +0034c798 00000017 R_ARM_RELATIVE │ │ │ │ +0034c7a4 00000017 R_ARM_RELATIVE │ │ │ │ +0034c7a8 00000017 R_ARM_RELATIVE │ │ │ │ +0034c7ac 00000017 R_ARM_RELATIVE │ │ │ │ +0034c7b0 00000017 R_ARM_RELATIVE │ │ │ │ +0034c7b4 00000017 R_ARM_RELATIVE │ │ │ │ +0034c7b8 00000017 R_ARM_RELATIVE │ │ │ │ +0034c7bc 00000017 R_ARM_RELATIVE │ │ │ │ +0034c7c0 00000017 R_ARM_RELATIVE │ │ │ │ +0034c7c4 00000017 R_ARM_RELATIVE │ │ │ │ +0034c7c8 00000017 R_ARM_RELATIVE │ │ │ │ +0034c7cc 00000017 R_ARM_RELATIVE │ │ │ │ +0034c7d0 00000017 R_ARM_RELATIVE │ │ │ │ +0034c7d4 00000017 R_ARM_RELATIVE │ │ │ │ +0034c7d8 00000017 R_ARM_RELATIVE │ │ │ │ +0034c7dc 00000017 R_ARM_RELATIVE │ │ │ │ +0034c7e0 00000017 R_ARM_RELATIVE │ │ │ │ +0034c7e4 00000017 R_ARM_RELATIVE │ │ │ │ +0034c7e8 00000017 R_ARM_RELATIVE │ │ │ │ +0034c7ec 00000017 R_ARM_RELATIVE │ │ │ │ +0034c7f0 00000017 R_ARM_RELATIVE │ │ │ │ +0034c7f4 00000017 R_ARM_RELATIVE │ │ │ │ +0034c7f8 00000017 R_ARM_RELATIVE │ │ │ │ +0034c7fc 00000017 R_ARM_RELATIVE │ │ │ │ +0034c800 00000017 R_ARM_RELATIVE │ │ │ │ +0034c804 00000017 R_ARM_RELATIVE │ │ │ │ +0034c808 00000017 R_ARM_RELATIVE │ │ │ │ +0034c80c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c810 00000017 R_ARM_RELATIVE │ │ │ │ +0034c814 00000017 R_ARM_RELATIVE │ │ │ │ +0034c818 00000017 R_ARM_RELATIVE │ │ │ │ +0034c81c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c820 00000017 R_ARM_RELATIVE │ │ │ │ +0034c824 00000017 R_ARM_RELATIVE │ │ │ │ +0034c828 00000017 R_ARM_RELATIVE │ │ │ │ +0034c82c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c830 00000017 R_ARM_RELATIVE │ │ │ │ +0034c834 00000017 R_ARM_RELATIVE │ │ │ │ +0034c838 00000017 R_ARM_RELATIVE │ │ │ │ +0034c83c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c840 00000017 R_ARM_RELATIVE │ │ │ │ +0034c844 00000017 R_ARM_RELATIVE │ │ │ │ +0034c848 00000017 R_ARM_RELATIVE │ │ │ │ +0034c84c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c850 00000017 R_ARM_RELATIVE │ │ │ │ +0034c854 00000017 R_ARM_RELATIVE │ │ │ │ +0034c858 00000017 R_ARM_RELATIVE │ │ │ │ +0034c85c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c860 00000017 R_ARM_RELATIVE │ │ │ │ +0034c864 00000017 R_ARM_RELATIVE │ │ │ │ +0034c868 00000017 R_ARM_RELATIVE │ │ │ │ +0034c86c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c870 00000017 R_ARM_RELATIVE │ │ │ │ +0034c874 00000017 R_ARM_RELATIVE │ │ │ │ +0034c878 00000017 R_ARM_RELATIVE │ │ │ │ +0034c87c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c880 00000017 R_ARM_RELATIVE │ │ │ │ +0034c884 00000017 R_ARM_RELATIVE │ │ │ │ +0034c888 00000017 R_ARM_RELATIVE │ │ │ │ +0034c88c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c890 00000017 R_ARM_RELATIVE │ │ │ │ +0034c894 00000017 R_ARM_RELATIVE │ │ │ │ +0034c898 00000017 R_ARM_RELATIVE │ │ │ │ +0034c89c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c8a0 00000017 R_ARM_RELATIVE │ │ │ │ +0034c8a4 00000017 R_ARM_RELATIVE │ │ │ │ +0034c8a8 00000017 R_ARM_RELATIVE │ │ │ │ +0034c8ac 00000017 R_ARM_RELATIVE │ │ │ │ +0034c8b0 00000017 R_ARM_RELATIVE │ │ │ │ +0034c8b4 00000017 R_ARM_RELATIVE │ │ │ │ +0034c8b8 00000017 R_ARM_RELATIVE │ │ │ │ +0034c8bc 00000017 R_ARM_RELATIVE │ │ │ │ +0034c8c0 00000017 R_ARM_RELATIVE │ │ │ │ +0034c8c4 00000017 R_ARM_RELATIVE │ │ │ │ +0034c8c8 00000017 R_ARM_RELATIVE │ │ │ │ +0034c8cc 00000017 R_ARM_RELATIVE │ │ │ │ +0034c8d0 00000017 R_ARM_RELATIVE │ │ │ │ +0034c8d4 00000017 R_ARM_RELATIVE │ │ │ │ +0034c8d8 00000017 R_ARM_RELATIVE │ │ │ │ +0034c8dc 00000017 R_ARM_RELATIVE │ │ │ │ +0034c8e0 00000017 R_ARM_RELATIVE │ │ │ │ +0034c8e4 00000017 R_ARM_RELATIVE │ │ │ │ +0034c8e8 00000017 R_ARM_RELATIVE │ │ │ │ +0034c8ec 00000017 R_ARM_RELATIVE │ │ │ │ +0034c8f0 00000017 R_ARM_RELATIVE │ │ │ │ +0034c8f4 00000017 R_ARM_RELATIVE │ │ │ │ +0034c8f8 00000017 R_ARM_RELATIVE │ │ │ │ +0034c8fc 00000017 R_ARM_RELATIVE │ │ │ │ +0034c900 00000017 R_ARM_RELATIVE │ │ │ │ +0034c904 00000017 R_ARM_RELATIVE │ │ │ │ +0034c908 00000017 R_ARM_RELATIVE │ │ │ │ +0034c90c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c910 00000017 R_ARM_RELATIVE │ │ │ │ +0034c914 00000017 R_ARM_RELATIVE │ │ │ │ +0034c918 00000017 R_ARM_RELATIVE │ │ │ │ +0034c91c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c920 00000017 R_ARM_RELATIVE │ │ │ │ +0034c924 00000017 R_ARM_RELATIVE │ │ │ │ +0034c928 00000017 R_ARM_RELATIVE │ │ │ │ +0034c92c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c930 00000017 R_ARM_RELATIVE │ │ │ │ +0034c934 00000017 R_ARM_RELATIVE │ │ │ │ +0034c938 00000017 R_ARM_RELATIVE │ │ │ │ +0034c93c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c940 00000017 R_ARM_RELATIVE │ │ │ │ +0034c944 00000017 R_ARM_RELATIVE │ │ │ │ +0034c948 00000017 R_ARM_RELATIVE │ │ │ │ +0034c94c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c950 00000017 R_ARM_RELATIVE │ │ │ │ +0034c954 00000017 R_ARM_RELATIVE │ │ │ │ +0034c958 00000017 R_ARM_RELATIVE │ │ │ │ +0034c95c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c960 00000017 R_ARM_RELATIVE │ │ │ │ +0034c96c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c970 00000017 R_ARM_RELATIVE │ │ │ │ +0034c974 00000017 R_ARM_RELATIVE │ │ │ │ +0034c978 00000017 R_ARM_RELATIVE │ │ │ │ +0034c97c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c980 00000017 R_ARM_RELATIVE │ │ │ │ +0034c984 00000017 R_ARM_RELATIVE │ │ │ │ +0034c988 00000017 R_ARM_RELATIVE │ │ │ │ +0034c994 00000017 R_ARM_RELATIVE │ │ │ │ +0034c998 00000017 R_ARM_RELATIVE │ │ │ │ +0034c99c 00000017 R_ARM_RELATIVE │ │ │ │ +0034c9a0 00000017 R_ARM_RELATIVE │ │ │ │ +0034c9a4 00000017 R_ARM_RELATIVE │ │ │ │ +0034c9a8 00000017 R_ARM_RELATIVE │ │ │ │ +0034c9ac 00000017 R_ARM_RELATIVE │ │ │ │ +0034c9b0 00000017 R_ARM_RELATIVE │ │ │ │ +0034c9b4 00000017 R_ARM_RELATIVE │ │ │ │ +0034c9b8 00000017 R_ARM_RELATIVE │ │ │ │ +0034c9bc 00000017 R_ARM_RELATIVE │ │ │ │ +0034c9c0 00000017 R_ARM_RELATIVE │ │ │ │ +0034c9c4 00000017 R_ARM_RELATIVE │ │ │ │ +0034c9c8 00000017 R_ARM_RELATIVE │ │ │ │ +0034c9cc 00000017 R_ARM_RELATIVE │ │ │ │ +0034c9d0 00000017 R_ARM_RELATIVE │ │ │ │ +0034c9d4 00000017 R_ARM_RELATIVE │ │ │ │ +0034c9d8 00000017 R_ARM_RELATIVE │ │ │ │ +0034c9dc 00000017 R_ARM_RELATIVE │ │ │ │ +0034c9e0 00000017 R_ARM_RELATIVE │ │ │ │ +0034c9e4 00000017 R_ARM_RELATIVE │ │ │ │ +0034c9e8 00000017 R_ARM_RELATIVE │ │ │ │ +0034c9ec 00000017 R_ARM_RELATIVE │ │ │ │ +0034c9f0 00000017 R_ARM_RELATIVE │ │ │ │ +0034c9f4 00000017 R_ARM_RELATIVE │ │ │ │ +0034c9f8 00000017 R_ARM_RELATIVE │ │ │ │ +0034c9fc 00000017 R_ARM_RELATIVE │ │ │ │ +0034ca00 00000017 R_ARM_RELATIVE │ │ │ │ +0034ca04 00000017 R_ARM_RELATIVE │ │ │ │ +0034ca08 00000017 R_ARM_RELATIVE │ │ │ │ +0034ca0c 00000017 R_ARM_RELATIVE │ │ │ │ +0034ca10 00000017 R_ARM_RELATIVE │ │ │ │ +0034ca14 00000017 R_ARM_RELATIVE │ │ │ │ +0034ca18 00000017 R_ARM_RELATIVE │ │ │ │ +0034ca1c 00000017 R_ARM_RELATIVE │ │ │ │ +0034ca20 00000017 R_ARM_RELATIVE │ │ │ │ +0034ca24 00000017 R_ARM_RELATIVE │ │ │ │ +0034ca28 00000017 R_ARM_RELATIVE │ │ │ │ +0034ca2c 00000017 R_ARM_RELATIVE │ │ │ │ +0034ca30 00000017 R_ARM_RELATIVE │ │ │ │ +0034ca34 00000017 R_ARM_RELATIVE │ │ │ │ +0034ca38 00000017 R_ARM_RELATIVE │ │ │ │ +0034ca3c 00000017 R_ARM_RELATIVE │ │ │ │ +0034ca40 00000017 R_ARM_RELATIVE │ │ │ │ +0034ca44 00000017 R_ARM_RELATIVE │ │ │ │ +0034ca48 00000017 R_ARM_RELATIVE │ │ │ │ +0034ca4c 00000017 R_ARM_RELATIVE │ │ │ │ +0034ca50 00000017 R_ARM_RELATIVE │ │ │ │ +0034ca54 00000017 R_ARM_RELATIVE │ │ │ │ +0034ca58 00000017 R_ARM_RELATIVE │ │ │ │ +0034ca5c 00000017 R_ARM_RELATIVE │ │ │ │ +0034ca60 00000017 R_ARM_RELATIVE │ │ │ │ +0034ca64 00000017 R_ARM_RELATIVE │ │ │ │ +0034ca68 00000017 R_ARM_RELATIVE │ │ │ │ +0034ca6c 00000017 R_ARM_RELATIVE │ │ │ │ +0034ca70 00000017 R_ARM_RELATIVE │ │ │ │ +0034ca74 00000017 R_ARM_RELATIVE │ │ │ │ +0034ca78 00000017 R_ARM_RELATIVE │ │ │ │ +0034ca7c 00000017 R_ARM_RELATIVE │ │ │ │ +0034ca80 00000017 R_ARM_RELATIVE │ │ │ │ +0034ca84 00000017 R_ARM_RELATIVE │ │ │ │ +0034ca88 00000017 R_ARM_RELATIVE │ │ │ │ +0034ca8c 00000017 R_ARM_RELATIVE │ │ │ │ +0034ca90 00000017 R_ARM_RELATIVE │ │ │ │ +0034ca94 00000017 R_ARM_RELATIVE │ │ │ │ +0034ca98 00000017 R_ARM_RELATIVE │ │ │ │ +0034ca9c 00000017 R_ARM_RELATIVE │ │ │ │ +0034caa0 00000017 R_ARM_RELATIVE │ │ │ │ +0034caa4 00000017 R_ARM_RELATIVE │ │ │ │ +0034caa8 00000017 R_ARM_RELATIVE │ │ │ │ +0034caac 00000017 R_ARM_RELATIVE │ │ │ │ +0034cab0 00000017 R_ARM_RELATIVE │ │ │ │ +0034cab4 00000017 R_ARM_RELATIVE │ │ │ │ +0034cab8 00000017 R_ARM_RELATIVE │ │ │ │ +0034cabc 00000017 R_ARM_RELATIVE │ │ │ │ +0034cac0 00000017 R_ARM_RELATIVE │ │ │ │ +0034cac4 00000017 R_ARM_RELATIVE │ │ │ │ +0034cac8 00000017 R_ARM_RELATIVE │ │ │ │ +0034cacc 00000017 R_ARM_RELATIVE │ │ │ │ +0034cad0 00000017 R_ARM_RELATIVE │ │ │ │ +0034cad4 00000017 R_ARM_RELATIVE │ │ │ │ +0034cad8 00000017 R_ARM_RELATIVE │ │ │ │ +0034cadc 00000017 R_ARM_RELATIVE │ │ │ │ +0034cae0 00000017 R_ARM_RELATIVE │ │ │ │ +0034cae4 00000017 R_ARM_RELATIVE │ │ │ │ +0034cae8 00000017 R_ARM_RELATIVE │ │ │ │ +0034caec 00000017 R_ARM_RELATIVE │ │ │ │ +0034caf0 00000017 R_ARM_RELATIVE │ │ │ │ +0034caf4 00000017 R_ARM_RELATIVE │ │ │ │ +0034caf8 00000017 R_ARM_RELATIVE │ │ │ │ +0034cafc 00000017 R_ARM_RELATIVE │ │ │ │ +0034cb00 00000017 R_ARM_RELATIVE │ │ │ │ +0034cb04 00000017 R_ARM_RELATIVE │ │ │ │ +0034cb08 00000017 R_ARM_RELATIVE │ │ │ │ +0034cb0c 00000017 R_ARM_RELATIVE │ │ │ │ +0034cb10 00000017 R_ARM_RELATIVE │ │ │ │ +0034cb14 00000017 R_ARM_RELATIVE │ │ │ │ +0034cb18 00000017 R_ARM_RELATIVE │ │ │ │ +0034cb1c 00000017 R_ARM_RELATIVE │ │ │ │ +0034cb20 00000017 R_ARM_RELATIVE │ │ │ │ +0034cb24 00000017 R_ARM_RELATIVE │ │ │ │ +0034cb28 00000017 R_ARM_RELATIVE │ │ │ │ +0034cb2c 00000017 R_ARM_RELATIVE │ │ │ │ +0034cb30 00000017 R_ARM_RELATIVE │ │ │ │ +0034cb34 00000017 R_ARM_RELATIVE │ │ │ │ +0034cb38 00000017 R_ARM_RELATIVE │ │ │ │ +0034cb3c 00000017 R_ARM_RELATIVE │ │ │ │ +0034cb40 00000017 R_ARM_RELATIVE │ │ │ │ +0034cb44 00000017 R_ARM_RELATIVE │ │ │ │ +0034cb48 00000017 R_ARM_RELATIVE │ │ │ │ +0034cb4c 00000017 R_ARM_RELATIVE │ │ │ │ +0034cb50 00000017 R_ARM_RELATIVE │ │ │ │ +0034cb54 00000017 R_ARM_RELATIVE │ │ │ │ +0034cb58 00000017 R_ARM_RELATIVE │ │ │ │ +0034cb5c 00000017 R_ARM_RELATIVE │ │ │ │ +0034cb60 00000017 R_ARM_RELATIVE │ │ │ │ +0034cb64 00000017 R_ARM_RELATIVE │ │ │ │ +0034cb68 00000017 R_ARM_RELATIVE │ │ │ │ +0034cb6c 00000017 R_ARM_RELATIVE │ │ │ │ +0034cb70 00000017 R_ARM_RELATIVE │ │ │ │ +0034cb74 00000017 R_ARM_RELATIVE │ │ │ │ +0034cb78 00000017 R_ARM_RELATIVE │ │ │ │ +0034cb84 00000017 R_ARM_RELATIVE │ │ │ │ +0034cb90 00000017 R_ARM_RELATIVE │ │ │ │ +0034cb9c 00000017 R_ARM_RELATIVE │ │ │ │ +0034cba8 00000017 R_ARM_RELATIVE │ │ │ │ +0034cbb4 00000017 R_ARM_RELATIVE │ │ │ │ +0034cbc0 00000017 R_ARM_RELATIVE │ │ │ │ +0034cbcc 00000017 R_ARM_RELATIVE │ │ │ │ +0034cbd8 00000017 R_ARM_RELATIVE │ │ │ │ +0034cbe4 00000017 R_ARM_RELATIVE │ │ │ │ +0034cbf0 00000017 R_ARM_RELATIVE │ │ │ │ +0034cbfc 00000017 R_ARM_RELATIVE │ │ │ │ +0034cc08 00000017 R_ARM_RELATIVE │ │ │ │ +0034cc14 00000017 R_ARM_RELATIVE │ │ │ │ +0034cc20 00000017 R_ARM_RELATIVE │ │ │ │ +0034cc2c 00000017 R_ARM_RELATIVE │ │ │ │ +0034cc38 00000017 R_ARM_RELATIVE │ │ │ │ +0034cc44 00000017 R_ARM_RELATIVE │ │ │ │ +0034cc50 00000017 R_ARM_RELATIVE │ │ │ │ +0034cc5c 00000017 R_ARM_RELATIVE │ │ │ │ +0034cc68 00000017 R_ARM_RELATIVE │ │ │ │ +0034cc74 00000017 R_ARM_RELATIVE │ │ │ │ +0034cc80 00000017 R_ARM_RELATIVE │ │ │ │ +0034cc8c 00000017 R_ARM_RELATIVE │ │ │ │ +0034cc98 00000017 R_ARM_RELATIVE │ │ │ │ +0034cca4 00000017 R_ARM_RELATIVE │ │ │ │ +0034ccb0 00000017 R_ARM_RELATIVE │ │ │ │ +0034ccbc 00000017 R_ARM_RELATIVE │ │ │ │ +0034ccc8 00000017 R_ARM_RELATIVE │ │ │ │ +0034ccd4 00000017 R_ARM_RELATIVE │ │ │ │ +0034cce0 00000017 R_ARM_RELATIVE │ │ │ │ +0034ccec 00000017 R_ARM_RELATIVE │ │ │ │ +0034ccf8 00000017 R_ARM_RELATIVE │ │ │ │ +0034cd04 00000017 R_ARM_RELATIVE │ │ │ │ +0034cd10 00000017 R_ARM_RELATIVE │ │ │ │ +0034cd1c 00000017 R_ARM_RELATIVE │ │ │ │ +0034cd28 00000017 R_ARM_RELATIVE │ │ │ │ +0034cd34 00000017 R_ARM_RELATIVE │ │ │ │ +0034cd40 00000017 R_ARM_RELATIVE │ │ │ │ +0034cd4c 00000017 R_ARM_RELATIVE │ │ │ │ +0034cd58 00000017 R_ARM_RELATIVE │ │ │ │ +0034cd64 00000017 R_ARM_RELATIVE │ │ │ │ +0034cd70 00000017 R_ARM_RELATIVE │ │ │ │ +0034cd7c 00000017 R_ARM_RELATIVE │ │ │ │ +0034cd88 00000017 R_ARM_RELATIVE │ │ │ │ +0034cd94 00000017 R_ARM_RELATIVE │ │ │ │ +0034cda0 00000017 R_ARM_RELATIVE │ │ │ │ +0034cdac 00000017 R_ARM_RELATIVE │ │ │ │ +0034cdb8 00000017 R_ARM_RELATIVE │ │ │ │ +0034cdc4 00000017 R_ARM_RELATIVE │ │ │ │ +0034cdd0 00000017 R_ARM_RELATIVE │ │ │ │ +0034cddc 00000017 R_ARM_RELATIVE │ │ │ │ +0034cde8 00000017 R_ARM_RELATIVE │ │ │ │ +0034cdf4 00000017 R_ARM_RELATIVE │ │ │ │ +0034ce00 00000017 R_ARM_RELATIVE │ │ │ │ +0034ce0c 00000017 R_ARM_RELATIVE │ │ │ │ +0034ce18 00000017 R_ARM_RELATIVE │ │ │ │ +0034ce24 00000017 R_ARM_RELATIVE │ │ │ │ +0034ce30 00000017 R_ARM_RELATIVE │ │ │ │ +0034ce3c 00000017 R_ARM_RELATIVE │ │ │ │ +0034ce48 00000017 R_ARM_RELATIVE │ │ │ │ +0034ce54 00000017 R_ARM_RELATIVE │ │ │ │ +0034ce60 00000017 R_ARM_RELATIVE │ │ │ │ +0034ce6c 00000017 R_ARM_RELATIVE │ │ │ │ +0034ce78 00000017 R_ARM_RELATIVE │ │ │ │ +0034ce84 00000017 R_ARM_RELATIVE │ │ │ │ +0034ce90 00000017 R_ARM_RELATIVE │ │ │ │ +0034ce9c 00000017 R_ARM_RELATIVE │ │ │ │ +0034cea8 00000017 R_ARM_RELATIVE │ │ │ │ +0034ceb4 00000017 R_ARM_RELATIVE │ │ │ │ +0034cec0 00000017 R_ARM_RELATIVE │ │ │ │ +0034cecc 00000017 R_ARM_RELATIVE │ │ │ │ +0034ced8 00000017 R_ARM_RELATIVE │ │ │ │ +0034cee4 00000017 R_ARM_RELATIVE │ │ │ │ +0034cef0 00000017 R_ARM_RELATIVE │ │ │ │ +0034cefc 00000017 R_ARM_RELATIVE │ │ │ │ +0034cf08 00000017 R_ARM_RELATIVE │ │ │ │ +0034cf14 00000017 R_ARM_RELATIVE │ │ │ │ +0034cf20 00000017 R_ARM_RELATIVE │ │ │ │ +0034cf2c 00000017 R_ARM_RELATIVE │ │ │ │ +0034cf38 00000017 R_ARM_RELATIVE │ │ │ │ +0034cf44 00000017 R_ARM_RELATIVE │ │ │ │ +0034cf50 00000017 R_ARM_RELATIVE │ │ │ │ +0034cf5c 00000017 R_ARM_RELATIVE │ │ │ │ +0034cf68 00000017 R_ARM_RELATIVE │ │ │ │ +0034cf74 00000017 R_ARM_RELATIVE │ │ │ │ +0034cf80 00000017 R_ARM_RELATIVE │ │ │ │ +0034cf8c 00000017 R_ARM_RELATIVE │ │ │ │ +0034cf98 00000017 R_ARM_RELATIVE │ │ │ │ +0034cfa4 00000017 R_ARM_RELATIVE │ │ │ │ +0034cfb0 00000017 R_ARM_RELATIVE │ │ │ │ +0034cfbc 00000017 R_ARM_RELATIVE │ │ │ │ +0034cfc8 00000017 R_ARM_RELATIVE │ │ │ │ +0034cfd4 00000017 R_ARM_RELATIVE │ │ │ │ +0034cfe0 00000017 R_ARM_RELATIVE │ │ │ │ +0034cfec 00000017 R_ARM_RELATIVE │ │ │ │ +0034cff8 00000017 R_ARM_RELATIVE │ │ │ │ +0034d004 00000017 R_ARM_RELATIVE │ │ │ │ +0034d010 00000017 R_ARM_RELATIVE │ │ │ │ +0034d01c 00000017 R_ARM_RELATIVE │ │ │ │ +0034d028 00000017 R_ARM_RELATIVE │ │ │ │ +0034d034 00000017 R_ARM_RELATIVE │ │ │ │ +0034d040 00000017 R_ARM_RELATIVE │ │ │ │ +0034d04c 00000017 R_ARM_RELATIVE │ │ │ │ +0034d058 00000017 R_ARM_RELATIVE │ │ │ │ +0034d064 00000017 R_ARM_RELATIVE │ │ │ │ +0034d070 00000017 R_ARM_RELATIVE │ │ │ │ +0034d07c 00000017 R_ARM_RELATIVE │ │ │ │ +0034d088 00000017 R_ARM_RELATIVE │ │ │ │ +0034d094 00000017 R_ARM_RELATIVE │ │ │ │ +0034d0a0 00000017 R_ARM_RELATIVE │ │ │ │ +0034d0ac 00000017 R_ARM_RELATIVE │ │ │ │ +0034d0b8 00000017 R_ARM_RELATIVE │ │ │ │ +0034d0c4 00000017 R_ARM_RELATIVE │ │ │ │ +0034d0d0 00000017 R_ARM_RELATIVE │ │ │ │ +0034d0dc 00000017 R_ARM_RELATIVE │ │ │ │ +0034d0e8 00000017 R_ARM_RELATIVE │ │ │ │ +0034d0f4 00000017 R_ARM_RELATIVE │ │ │ │ +0034d100 00000017 R_ARM_RELATIVE │ │ │ │ +0034d10c 00000017 R_ARM_RELATIVE │ │ │ │ +0034d118 00000017 R_ARM_RELATIVE │ │ │ │ +0034d124 00000017 R_ARM_RELATIVE │ │ │ │ +0034d130 00000017 R_ARM_RELATIVE │ │ │ │ +0034d13c 00000017 R_ARM_RELATIVE │ │ │ │ +0034d148 00000017 R_ARM_RELATIVE │ │ │ │ +0034d154 00000017 R_ARM_RELATIVE │ │ │ │ +0034d160 00000017 R_ARM_RELATIVE │ │ │ │ +0034d16c 00000017 R_ARM_RELATIVE │ │ │ │ +0034d178 00000017 R_ARM_RELATIVE │ │ │ │ +0034d184 00000017 R_ARM_RELATIVE │ │ │ │ +0034d190 00000017 R_ARM_RELATIVE │ │ │ │ +0034d19c 00000017 R_ARM_RELATIVE │ │ │ │ +0034d1a8 00000017 R_ARM_RELATIVE │ │ │ │ +0034d1b4 00000017 R_ARM_RELATIVE │ │ │ │ +0034d1c0 00000017 R_ARM_RELATIVE │ │ │ │ +0034d1cc 00000017 R_ARM_RELATIVE │ │ │ │ +0034d1d8 00000017 R_ARM_RELATIVE │ │ │ │ +0034d1e4 00000017 R_ARM_RELATIVE │ │ │ │ +0034d1f0 00000017 R_ARM_RELATIVE │ │ │ │ +0034d1fc 00000017 R_ARM_RELATIVE │ │ │ │ +0034d208 00000017 R_ARM_RELATIVE │ │ │ │ +0034d214 00000017 R_ARM_RELATIVE │ │ │ │ +0034d220 00000017 R_ARM_RELATIVE │ │ │ │ +0034d22c 00000017 R_ARM_RELATIVE │ │ │ │ +0034d238 00000017 R_ARM_RELATIVE │ │ │ │ +0034d244 00000017 R_ARM_RELATIVE │ │ │ │ +0034d250 00000017 R_ARM_RELATIVE │ │ │ │ +0034d25c 00000017 R_ARM_RELATIVE │ │ │ │ +0034d268 00000017 R_ARM_RELATIVE │ │ │ │ +0034d274 00000017 R_ARM_RELATIVE │ │ │ │ +0034d280 00000017 R_ARM_RELATIVE │ │ │ │ +0034d28c 00000017 R_ARM_RELATIVE │ │ │ │ +0034d298 00000017 R_ARM_RELATIVE │ │ │ │ +0034d2a4 00000017 R_ARM_RELATIVE │ │ │ │ +0034d2b0 00000017 R_ARM_RELATIVE │ │ │ │ +0034d2bc 00000017 R_ARM_RELATIVE │ │ │ │ +0034d2c8 00000017 R_ARM_RELATIVE │ │ │ │ +0034d2d4 00000017 R_ARM_RELATIVE │ │ │ │ +0034d2e0 00000017 R_ARM_RELATIVE │ │ │ │ +0034d2ec 00000017 R_ARM_RELATIVE │ │ │ │ +0034d2f8 00000017 R_ARM_RELATIVE │ │ │ │ +0034d304 00000017 R_ARM_RELATIVE │ │ │ │ +0034d310 00000017 R_ARM_RELATIVE │ │ │ │ +0034d31c 00000017 R_ARM_RELATIVE │ │ │ │ +0034d328 00000017 R_ARM_RELATIVE │ │ │ │ +0034d334 00000017 R_ARM_RELATIVE │ │ │ │ +0034d340 00000017 R_ARM_RELATIVE │ │ │ │ +0034d34c 00000017 R_ARM_RELATIVE │ │ │ │ +0034d358 00000017 R_ARM_RELATIVE │ │ │ │ +0034d364 00000017 R_ARM_RELATIVE │ │ │ │ +0034d370 00000017 R_ARM_RELATIVE │ │ │ │ +0034d37c 00000017 R_ARM_RELATIVE │ │ │ │ +0034d388 00000017 R_ARM_RELATIVE │ │ │ │ +0034d394 00000017 R_ARM_RELATIVE │ │ │ │ +0034d3a0 00000017 R_ARM_RELATIVE │ │ │ │ +0034d3ac 00000017 R_ARM_RELATIVE │ │ │ │ +0034d3b8 00000017 R_ARM_RELATIVE │ │ │ │ +0034d3c4 00000017 R_ARM_RELATIVE │ │ │ │ +0034d3d0 00000017 R_ARM_RELATIVE │ │ │ │ +0034d3dc 00000017 R_ARM_RELATIVE │ │ │ │ +0034d3e8 00000017 R_ARM_RELATIVE │ │ │ │ +0034d3f4 00000017 R_ARM_RELATIVE │ │ │ │ +0034d400 00000017 R_ARM_RELATIVE │ │ │ │ +0034d40c 00000017 R_ARM_RELATIVE │ │ │ │ +0034d410 00000017 R_ARM_RELATIVE │ │ │ │ +0034d414 00000017 R_ARM_RELATIVE │ │ │ │ +0034d418 00000017 R_ARM_RELATIVE │ │ │ │ +0034d41c 00000017 R_ARM_RELATIVE │ │ │ │ +0034d420 00000017 R_ARM_RELATIVE │ │ │ │ +0034d424 00000017 R_ARM_RELATIVE │ │ │ │ +0034d428 00000017 R_ARM_RELATIVE │ │ │ │ +0034d42c 00000017 R_ARM_RELATIVE │ │ │ │ +0034d430 00000017 R_ARM_RELATIVE │ │ │ │ +0034d434 00000017 R_ARM_RELATIVE │ │ │ │ +0034d438 00000017 R_ARM_RELATIVE │ │ │ │ +0034d43c 00000017 R_ARM_RELATIVE │ │ │ │ +0034d440 00000017 R_ARM_RELATIVE │ │ │ │ +0034d444 00000017 R_ARM_RELATIVE │ │ │ │ +0034d448 00000017 R_ARM_RELATIVE │ │ │ │ +0034d44c 00000017 R_ARM_RELATIVE │ │ │ │ +0034d450 00000017 R_ARM_RELATIVE │ │ │ │ +0034d454 00000017 R_ARM_RELATIVE │ │ │ │ +0034d458 00000017 R_ARM_RELATIVE │ │ │ │ +0034d45c 00000017 R_ARM_RELATIVE │ │ │ │ +0034d460 00000017 R_ARM_RELATIVE │ │ │ │ +0034d464 00000017 R_ARM_RELATIVE │ │ │ │ +0034d468 00000017 R_ARM_RELATIVE │ │ │ │ +0034d46c 00000017 R_ARM_RELATIVE │ │ │ │ +0034d470 00000017 R_ARM_RELATIVE │ │ │ │ +0034d474 00000017 R_ARM_RELATIVE │ │ │ │ +0034d478 00000017 R_ARM_RELATIVE │ │ │ │ +0034d47c 00000017 R_ARM_RELATIVE │ │ │ │ +0034d480 00000017 R_ARM_RELATIVE │ │ │ │ +0034d484 00000017 R_ARM_RELATIVE │ │ │ │ +0034d488 00000017 R_ARM_RELATIVE │ │ │ │ +0034d48c 00000017 R_ARM_RELATIVE │ │ │ │ +0034d490 00000017 R_ARM_RELATIVE │ │ │ │ +0034d494 00000017 R_ARM_RELATIVE │ │ │ │ +0034d498 00000017 R_ARM_RELATIVE │ │ │ │ +0034d49c 00000017 R_ARM_RELATIVE │ │ │ │ +0034d4a0 00000017 R_ARM_RELATIVE │ │ │ │ +0034d4a4 00000017 R_ARM_RELATIVE │ │ │ │ +0034d4a8 00000017 R_ARM_RELATIVE │ │ │ │ +0034d4ac 00000017 R_ARM_RELATIVE │ │ │ │ +0034d4b0 00000017 R_ARM_RELATIVE │ │ │ │ +0034d4b4 00000017 R_ARM_RELATIVE │ │ │ │ +0034d4b8 00000017 R_ARM_RELATIVE │ │ │ │ +0034d4bc 00000017 R_ARM_RELATIVE │ │ │ │ +0034d4c0 00000017 R_ARM_RELATIVE │ │ │ │ +0034d4c4 00000017 R_ARM_RELATIVE │ │ │ │ +0034d4c8 00000017 R_ARM_RELATIVE │ │ │ │ +0034d4cc 00000017 R_ARM_RELATIVE │ │ │ │ +0034d4d0 00000017 R_ARM_RELATIVE │ │ │ │ +0034d4d4 00000017 R_ARM_RELATIVE │ │ │ │ +0034d4d8 00000017 R_ARM_RELATIVE │ │ │ │ +0034d4dc 00000017 R_ARM_RELATIVE │ │ │ │ +0034d4e0 00000017 R_ARM_RELATIVE │ │ │ │ +0034d4e4 00000017 R_ARM_RELATIVE │ │ │ │ +0034d4e8 00000017 R_ARM_RELATIVE │ │ │ │ +0034d4ec 00000017 R_ARM_RELATIVE │ │ │ │ +0034d4f0 00000017 R_ARM_RELATIVE │ │ │ │ +0034d4f4 00000017 R_ARM_RELATIVE │ │ │ │ +0034d4f8 00000017 R_ARM_RELATIVE │ │ │ │ +0034d4fc 00000017 R_ARM_RELATIVE │ │ │ │ +0034d500 00000017 R_ARM_RELATIVE │ │ │ │ +0034d504 00000017 R_ARM_RELATIVE │ │ │ │ +0034d508 00000017 R_ARM_RELATIVE │ │ │ │ +0034d50c 00000017 R_ARM_RELATIVE │ │ │ │ +0034d510 00000017 R_ARM_RELATIVE │ │ │ │ +0034d514 00000017 R_ARM_RELATIVE │ │ │ │ +0034d518 00000017 R_ARM_RELATIVE │ │ │ │ +0034d51c 00000017 R_ARM_RELATIVE │ │ │ │ +0034d520 00000017 R_ARM_RELATIVE │ │ │ │ +0034d524 00000017 R_ARM_RELATIVE │ │ │ │ +0034d528 00000017 R_ARM_RELATIVE │ │ │ │ +0034d52c 00000017 R_ARM_RELATIVE │ │ │ │ +0034d530 00000017 R_ARM_RELATIVE │ │ │ │ +0034d534 00000017 R_ARM_RELATIVE │ │ │ │ +0034d538 00000017 R_ARM_RELATIVE │ │ │ │ +0034d53c 00000017 R_ARM_RELATIVE │ │ │ │ +0034d540 00000017 R_ARM_RELATIVE │ │ │ │ +0034d544 00000017 R_ARM_RELATIVE │ │ │ │ +0034d548 00000017 R_ARM_RELATIVE │ │ │ │ +0034d54c 00000017 R_ARM_RELATIVE │ │ │ │ +0034d550 00000017 R_ARM_RELATIVE │ │ │ │ +0034d554 00000017 R_ARM_RELATIVE │ │ │ │ +0034d558 00000017 R_ARM_RELATIVE │ │ │ │ +0034d55c 00000017 R_ARM_RELATIVE │ │ │ │ +0034d560 00000017 R_ARM_RELATIVE │ │ │ │ +0034d564 00000017 R_ARM_RELATIVE │ │ │ │ +0034d568 00000017 R_ARM_RELATIVE │ │ │ │ +0034d56c 00000017 R_ARM_RELATIVE │ │ │ │ +0034d570 00000017 R_ARM_RELATIVE │ │ │ │ +0034d574 00000017 R_ARM_RELATIVE │ │ │ │ +0034d578 00000017 R_ARM_RELATIVE │ │ │ │ +0034d57c 00000017 R_ARM_RELATIVE │ │ │ │ +0034d580 00000017 R_ARM_RELATIVE │ │ │ │ +0034d584 00000017 R_ARM_RELATIVE │ │ │ │ +0034d588 00000017 R_ARM_RELATIVE │ │ │ │ +0034d58c 00000017 R_ARM_RELATIVE │ │ │ │ +0034d590 00000017 R_ARM_RELATIVE │ │ │ │ +0034d594 00000017 R_ARM_RELATIVE │ │ │ │ +0034d598 00000017 R_ARM_RELATIVE │ │ │ │ +0034d59c 00000017 R_ARM_RELATIVE │ │ │ │ +0034d5a0 00000017 R_ARM_RELATIVE │ │ │ │ +0034d5a4 00000017 R_ARM_RELATIVE │ │ │ │ +0034d5a8 00000017 R_ARM_RELATIVE │ │ │ │ +0034d5ac 00000017 R_ARM_RELATIVE │ │ │ │ +0034d5b0 00000017 R_ARM_RELATIVE │ │ │ │ +0034d5b4 00000017 R_ARM_RELATIVE │ │ │ │ +0034d5b8 00000017 R_ARM_RELATIVE │ │ │ │ +0034d5bc 00000017 R_ARM_RELATIVE │ │ │ │ +0034d5c0 00000017 R_ARM_RELATIVE │ │ │ │ +0034d5c4 00000017 R_ARM_RELATIVE │ │ │ │ +0034d5c8 00000017 R_ARM_RELATIVE │ │ │ │ +0034d5cc 00000017 R_ARM_RELATIVE │ │ │ │ +0034d5d0 00000017 R_ARM_RELATIVE │ │ │ │ +0034d5d4 00000017 R_ARM_RELATIVE │ │ │ │ +0034d5d8 00000017 R_ARM_RELATIVE │ │ │ │ +0034d5dc 00000017 R_ARM_RELATIVE │ │ │ │ +0034d5e0 00000017 R_ARM_RELATIVE │ │ │ │ +0034d5e4 00000017 R_ARM_RELATIVE │ │ │ │ +0034d5e8 00000017 R_ARM_RELATIVE │ │ │ │ +0034d5ec 00000017 R_ARM_RELATIVE │ │ │ │ +0034d5f0 00000017 R_ARM_RELATIVE │ │ │ │ +0034d5f4 00000017 R_ARM_RELATIVE │ │ │ │ +0034d5f8 00000017 R_ARM_RELATIVE │ │ │ │ +0034d5fc 00000017 R_ARM_RELATIVE │ │ │ │ +0034d600 00000017 R_ARM_RELATIVE │ │ │ │ +0034d604 00000017 R_ARM_RELATIVE │ │ │ │ +0034d608 00000017 R_ARM_RELATIVE │ │ │ │ +0034d60c 00000017 R_ARM_RELATIVE │ │ │ │ +0034d610 00000017 R_ARM_RELATIVE │ │ │ │ +0034d614 00000017 R_ARM_RELATIVE │ │ │ │ +0034d618 00000017 R_ARM_RELATIVE │ │ │ │ +0034d61c 00000017 R_ARM_RELATIVE │ │ │ │ +0034d620 00000017 R_ARM_RELATIVE │ │ │ │ +0034d624 00000017 R_ARM_RELATIVE │ │ │ │ +0034d628 00000017 R_ARM_RELATIVE │ │ │ │ +0034d62c 00000017 R_ARM_RELATIVE │ │ │ │ +0034d630 00000017 R_ARM_RELATIVE │ │ │ │ +0034d634 00000017 R_ARM_RELATIVE │ │ │ │ +0034d638 00000017 R_ARM_RELATIVE │ │ │ │ +0034d63c 00000017 R_ARM_RELATIVE │ │ │ │ +0034d640 00000017 R_ARM_RELATIVE │ │ │ │ +0034d644 00000017 R_ARM_RELATIVE │ │ │ │ +0034d648 00000017 R_ARM_RELATIVE │ │ │ │ +0034d64c 00000017 R_ARM_RELATIVE │ │ │ │ +0034d650 00000017 R_ARM_RELATIVE │ │ │ │ +0034d654 00000017 R_ARM_RELATIVE │ │ │ │ +0034d658 00000017 R_ARM_RELATIVE │ │ │ │ +0034d65c 00000017 R_ARM_RELATIVE │ │ │ │ +0034d660 00000017 R_ARM_RELATIVE │ │ │ │ +0034d664 00000017 R_ARM_RELATIVE │ │ │ │ +0034d668 00000017 R_ARM_RELATIVE │ │ │ │ +0034d66c 00000017 R_ARM_RELATIVE │ │ │ │ +0034d670 00000017 R_ARM_RELATIVE │ │ │ │ +0034d674 00000017 R_ARM_RELATIVE │ │ │ │ +0034d678 00000017 R_ARM_RELATIVE │ │ │ │ +0034d67c 00000017 R_ARM_RELATIVE │ │ │ │ +0034d680 00000017 R_ARM_RELATIVE │ │ │ │ +0034d684 00000017 R_ARM_RELATIVE │ │ │ │ +0034d688 00000017 R_ARM_RELATIVE │ │ │ │ +0034d68c 00000017 R_ARM_RELATIVE │ │ │ │ +0034d690 00000017 R_ARM_RELATIVE │ │ │ │ +0034d694 00000017 R_ARM_RELATIVE │ │ │ │ +0034d698 00000017 R_ARM_RELATIVE │ │ │ │ +0034d69c 00000017 R_ARM_RELATIVE │ │ │ │ +0034d6a0 00000017 R_ARM_RELATIVE │ │ │ │ +0034d6a4 00000017 R_ARM_RELATIVE │ │ │ │ +0034d6a8 00000017 R_ARM_RELATIVE │ │ │ │ +0034d6ac 00000017 R_ARM_RELATIVE │ │ │ │ +0034d6b0 00000017 R_ARM_RELATIVE │ │ │ │ +0034d6b4 00000017 R_ARM_RELATIVE │ │ │ │ +0034d6b8 00000017 R_ARM_RELATIVE │ │ │ │ +0034d6bc 00000017 R_ARM_RELATIVE │ │ │ │ +0034d6c0 00000017 R_ARM_RELATIVE │ │ │ │ +0034d6c4 00000017 R_ARM_RELATIVE │ │ │ │ +0034d6c8 00000017 R_ARM_RELATIVE │ │ │ │ +0034d6cc 00000017 R_ARM_RELATIVE │ │ │ │ +0034d6d0 00000017 R_ARM_RELATIVE │ │ │ │ +0034d6d4 00000017 R_ARM_RELATIVE │ │ │ │ +0034d6d8 00000017 R_ARM_RELATIVE │ │ │ │ +0034d6dc 00000017 R_ARM_RELATIVE │ │ │ │ +0034d6e0 00000017 R_ARM_RELATIVE │ │ │ │ +0034d6e4 00000017 R_ARM_RELATIVE │ │ │ │ +0034d6e8 00000017 R_ARM_RELATIVE │ │ │ │ +0034d6ec 00000017 R_ARM_RELATIVE │ │ │ │ +0034d6f0 00000017 R_ARM_RELATIVE │ │ │ │ +0034d6f4 00000017 R_ARM_RELATIVE │ │ │ │ +0034d6f8 00000017 R_ARM_RELATIVE │ │ │ │ +0034d6fc 00000017 R_ARM_RELATIVE │ │ │ │ +0034d700 00000017 R_ARM_RELATIVE │ │ │ │ +0034d704 00000017 R_ARM_RELATIVE │ │ │ │ +0034d708 00000017 R_ARM_RELATIVE │ │ │ │ +0034d70c 00000017 R_ARM_RELATIVE │ │ │ │ +0034d710 00000017 R_ARM_RELATIVE │ │ │ │ +0034d714 00000017 R_ARM_RELATIVE │ │ │ │ +0034d718 00000017 R_ARM_RELATIVE │ │ │ │ +0034d71c 00000017 R_ARM_RELATIVE │ │ │ │ +0034d720 00000017 R_ARM_RELATIVE │ │ │ │ +0034d724 00000017 R_ARM_RELATIVE │ │ │ │ +0034d728 00000017 R_ARM_RELATIVE │ │ │ │ +0034d72c 00000017 R_ARM_RELATIVE │ │ │ │ +0034d730 00000017 R_ARM_RELATIVE │ │ │ │ +0034d734 00000017 R_ARM_RELATIVE │ │ │ │ +0034d738 00000017 R_ARM_RELATIVE │ │ │ │ +0034d73c 00000017 R_ARM_RELATIVE │ │ │ │ +0034d740 00000017 R_ARM_RELATIVE │ │ │ │ +0034d744 00000017 R_ARM_RELATIVE │ │ │ │ +0034d748 00000017 R_ARM_RELATIVE │ │ │ │ +0034d74c 00000017 R_ARM_RELATIVE │ │ │ │ +0034d750 00000017 R_ARM_RELATIVE │ │ │ │ +0034d754 00000017 R_ARM_RELATIVE │ │ │ │ +0034d758 00000017 R_ARM_RELATIVE │ │ │ │ +0034d75c 00000017 R_ARM_RELATIVE │ │ │ │ +0034d760 00000017 R_ARM_RELATIVE │ │ │ │ +0034d764 00000017 R_ARM_RELATIVE │ │ │ │ +0034d768 00000017 R_ARM_RELATIVE │ │ │ │ +0034d76c 00000017 R_ARM_RELATIVE │ │ │ │ +0034d770 00000017 R_ARM_RELATIVE │ │ │ │ +0034d774 00000017 R_ARM_RELATIVE │ │ │ │ +0034d778 00000017 R_ARM_RELATIVE │ │ │ │ +0034d77c 00000017 R_ARM_RELATIVE │ │ │ │ +0034d780 00000017 R_ARM_RELATIVE │ │ │ │ +0034d784 00000017 R_ARM_RELATIVE │ │ │ │ +0034d788 00000017 R_ARM_RELATIVE │ │ │ │ +0034d78c 00000017 R_ARM_RELATIVE │ │ │ │ +0034d790 00000017 R_ARM_RELATIVE │ │ │ │ +0034d794 00000017 R_ARM_RELATIVE │ │ │ │ +0034d798 00000017 R_ARM_RELATIVE │ │ │ │ +0034d79c 00000017 R_ARM_RELATIVE │ │ │ │ +0034d7a0 00000017 R_ARM_RELATIVE │ │ │ │ +0034d7a4 00000017 R_ARM_RELATIVE │ │ │ │ +0034d7a8 00000017 R_ARM_RELATIVE │ │ │ │ +0034d7ac 00000017 R_ARM_RELATIVE │ │ │ │ +0034d7b0 00000017 R_ARM_RELATIVE │ │ │ │ +0034d7b4 00000017 R_ARM_RELATIVE │ │ │ │ +0034d7b8 00000017 R_ARM_RELATIVE │ │ │ │ +0034d7bc 00000017 R_ARM_RELATIVE │ │ │ │ +0034d7c0 00000017 R_ARM_RELATIVE │ │ │ │ +0034d7c4 00000017 R_ARM_RELATIVE │ │ │ │ +0034d7c8 00000017 R_ARM_RELATIVE │ │ │ │ +0034d7cc 00000017 R_ARM_RELATIVE │ │ │ │ +0034d7d0 00000017 R_ARM_RELATIVE │ │ │ │ +0034d7d4 00000017 R_ARM_RELATIVE │ │ │ │ +0034d7d8 00000017 R_ARM_RELATIVE │ │ │ │ +0034d7dc 00000017 R_ARM_RELATIVE │ │ │ │ +0034d7e0 00000017 R_ARM_RELATIVE │ │ │ │ +0034d7e4 00000017 R_ARM_RELATIVE │ │ │ │ +0034d7e8 00000017 R_ARM_RELATIVE │ │ │ │ +0034d7ec 00000017 R_ARM_RELATIVE │ │ │ │ +0034d7f0 00000017 R_ARM_RELATIVE │ │ │ │ +0034d7f4 00000017 R_ARM_RELATIVE │ │ │ │ +0034d7f8 00000017 R_ARM_RELATIVE │ │ │ │ +0034d7fc 00000017 R_ARM_RELATIVE │ │ │ │ +0034d800 00000017 R_ARM_RELATIVE │ │ │ │ +0034d804 00000017 R_ARM_RELATIVE │ │ │ │ +0034d808 00000017 R_ARM_RELATIVE │ │ │ │ +0034d80c 00000017 R_ARM_RELATIVE │ │ │ │ +0034d810 00000017 R_ARM_RELATIVE │ │ │ │ +0034d814 00000017 R_ARM_RELATIVE │ │ │ │ +0034d818 00000017 R_ARM_RELATIVE │ │ │ │ +0034d81c 00000017 R_ARM_RELATIVE │ │ │ │ +0034d820 00000017 R_ARM_RELATIVE │ │ │ │ +0034d824 00000017 R_ARM_RELATIVE │ │ │ │ +0034d828 00000017 R_ARM_RELATIVE │ │ │ │ +0034d82c 00000017 R_ARM_RELATIVE │ │ │ │ +0034d830 00000017 R_ARM_RELATIVE │ │ │ │ +0034d834 00000017 R_ARM_RELATIVE │ │ │ │ +0034d838 00000017 R_ARM_RELATIVE │ │ │ │ +0034d83c 00000017 R_ARM_RELATIVE │ │ │ │ +0034d840 00000017 R_ARM_RELATIVE │ │ │ │ +0034d844 00000017 R_ARM_RELATIVE │ │ │ │ +0034d848 00000017 R_ARM_RELATIVE │ │ │ │ +0034d84c 00000017 R_ARM_RELATIVE │ │ │ │ +0034d850 00000017 R_ARM_RELATIVE │ │ │ │ +0034d854 00000017 R_ARM_RELATIVE │ │ │ │ +0034d858 00000017 R_ARM_RELATIVE │ │ │ │ +0034d85c 00000017 R_ARM_RELATIVE │ │ │ │ +0034d860 00000017 R_ARM_RELATIVE │ │ │ │ +0034d864 00000017 R_ARM_RELATIVE │ │ │ │ +0034d868 00000017 R_ARM_RELATIVE │ │ │ │ +0034d86c 00000017 R_ARM_RELATIVE │ │ │ │ +0034d870 00000017 R_ARM_RELATIVE │ │ │ │ +0034d874 00000017 R_ARM_RELATIVE │ │ │ │ +0034d878 00000017 R_ARM_RELATIVE │ │ │ │ +0034d87c 00000017 R_ARM_RELATIVE │ │ │ │ +0034d880 00000017 R_ARM_RELATIVE │ │ │ │ +0034d884 00000017 R_ARM_RELATIVE │ │ │ │ +0034d888 00000017 R_ARM_RELATIVE │ │ │ │ +0034d88c 00000017 R_ARM_RELATIVE │ │ │ │ +0034d890 00000017 R_ARM_RELATIVE │ │ │ │ +0034d894 00000017 R_ARM_RELATIVE │ │ │ │ +0034d898 00000017 R_ARM_RELATIVE │ │ │ │ +0034d89c 00000017 R_ARM_RELATIVE │ │ │ │ +0034d8a0 00000017 R_ARM_RELATIVE │ │ │ │ +0034d8ac 00000017 R_ARM_RELATIVE │ │ │ │ +0034d8b0 00000017 R_ARM_RELATIVE │ │ │ │ +0034d8b4 00000017 R_ARM_RELATIVE │ │ │ │ +0034d8b8 00000017 R_ARM_RELATIVE │ │ │ │ +0034d8bc 00000017 R_ARM_RELATIVE │ │ │ │ +0034d8c0 00000017 R_ARM_RELATIVE │ │ │ │ +0034d8c4 00000017 R_ARM_RELATIVE │ │ │ │ +0034d8c8 00000017 R_ARM_RELATIVE │ │ │ │ +0034d8cc 00000017 R_ARM_RELATIVE │ │ │ │ +0034d8d0 00000017 R_ARM_RELATIVE │ │ │ │ +0034d8d4 00000017 R_ARM_RELATIVE │ │ │ │ +0034d8d8 00000017 R_ARM_RELATIVE │ │ │ │ +0034d8dc 00000017 R_ARM_RELATIVE │ │ │ │ +0034d8e0 00000017 R_ARM_RELATIVE │ │ │ │ +0034d8e4 00000017 R_ARM_RELATIVE │ │ │ │ +0034d8e8 00000017 R_ARM_RELATIVE │ │ │ │ +0034d8ec 00000017 R_ARM_RELATIVE │ │ │ │ +0034d8f0 00000017 R_ARM_RELATIVE │ │ │ │ +0034d8f4 00000017 R_ARM_RELATIVE │ │ │ │ +0034d8f8 00000017 R_ARM_RELATIVE │ │ │ │ +0034d8fc 00000017 R_ARM_RELATIVE │ │ │ │ +0034d900 00000017 R_ARM_RELATIVE │ │ │ │ +0034d904 00000017 R_ARM_RELATIVE │ │ │ │ +0034d908 00000017 R_ARM_RELATIVE │ │ │ │ +0034d90c 00000017 R_ARM_RELATIVE │ │ │ │ +0034d910 00000017 R_ARM_RELATIVE │ │ │ │ +0034d914 00000017 R_ARM_RELATIVE │ │ │ │ +0034d918 00000017 R_ARM_RELATIVE │ │ │ │ +0034d91c 00000017 R_ARM_RELATIVE │ │ │ │ +0034d920 00000017 R_ARM_RELATIVE │ │ │ │ +0034d924 00000017 R_ARM_RELATIVE │ │ │ │ +0034d928 00000017 R_ARM_RELATIVE │ │ │ │ +0034d92c 00000017 R_ARM_RELATIVE │ │ │ │ +0034d930 00000017 R_ARM_RELATIVE │ │ │ │ +0034d934 00000017 R_ARM_RELATIVE │ │ │ │ +0034d938 00000017 R_ARM_RELATIVE │ │ │ │ +0034d93c 00000017 R_ARM_RELATIVE │ │ │ │ +0034d940 00000017 R_ARM_RELATIVE │ │ │ │ +0034d944 00000017 R_ARM_RELATIVE │ │ │ │ +0034d948 00000017 R_ARM_RELATIVE │ │ │ │ +0034d94c 00000017 R_ARM_RELATIVE │ │ │ │ +0034d950 00000017 R_ARM_RELATIVE │ │ │ │ +0034d954 00000017 R_ARM_RELATIVE │ │ │ │ +0034d958 00000017 R_ARM_RELATIVE │ │ │ │ +0034d95c 00000017 R_ARM_RELATIVE │ │ │ │ +0034d960 00000017 R_ARM_RELATIVE │ │ │ │ +0034d964 00000017 R_ARM_RELATIVE │ │ │ │ +0034d968 00000017 R_ARM_RELATIVE │ │ │ │ +0034d96c 00000017 R_ARM_RELATIVE │ │ │ │ +0034d970 00000017 R_ARM_RELATIVE │ │ │ │ +0034d974 00000017 R_ARM_RELATIVE │ │ │ │ +0034d978 00000017 R_ARM_RELATIVE │ │ │ │ +0034d97c 00000017 R_ARM_RELATIVE │ │ │ │ +0034d984 00000017 R_ARM_RELATIVE │ │ │ │ +0034d988 00000017 R_ARM_RELATIVE │ │ │ │ +0034d98c 00000017 R_ARM_RELATIVE │ │ │ │ +0034d990 00000017 R_ARM_RELATIVE │ │ │ │ +0034d994 00000017 R_ARM_RELATIVE │ │ │ │ +0034d998 00000017 R_ARM_RELATIVE │ │ │ │ +0034d99c 00000017 R_ARM_RELATIVE │ │ │ │ +0034d9a0 00000017 R_ARM_RELATIVE │ │ │ │ +0034d9a4 00000017 R_ARM_RELATIVE │ │ │ │ +0034d9a8 00000017 R_ARM_RELATIVE │ │ │ │ +0034d9ac 00000017 R_ARM_RELATIVE │ │ │ │ +0034d9b0 00000017 R_ARM_RELATIVE │ │ │ │ +0034d9b4 00000017 R_ARM_RELATIVE │ │ │ │ +0034d9bc 00000017 R_ARM_RELATIVE │ │ │ │ +0034d9c0 00000017 R_ARM_RELATIVE │ │ │ │ +0034d9c4 00000017 R_ARM_RELATIVE │ │ │ │ +0034d9d4 00000017 R_ARM_RELATIVE │ │ │ │ +0034da10 00000017 R_ARM_RELATIVE │ │ │ │ +0034da18 00000017 R_ARM_RELATIVE │ │ │ │ +0034da1c 00000017 R_ARM_RELATIVE │ │ │ │ +0034da20 00000017 R_ARM_RELATIVE │ │ │ │ +0034da24 00000017 R_ARM_RELATIVE │ │ │ │ +0034da28 00000017 R_ARM_RELATIVE │ │ │ │ +0034da2c 00000017 R_ARM_RELATIVE │ │ │ │ +0034da34 00000017 R_ARM_RELATIVE │ │ │ │ +0034da38 00000017 R_ARM_RELATIVE │ │ │ │ +0034da3c 00000017 R_ARM_RELATIVE │ │ │ │ +0034da4c 00000017 R_ARM_RELATIVE │ │ │ │ +0034da88 00000017 R_ARM_RELATIVE │ │ │ │ +0034da8c 00000017 R_ARM_RELATIVE │ │ │ │ +0034da90 00000017 R_ARM_RELATIVE │ │ │ │ +0034da94 00000017 R_ARM_RELATIVE │ │ │ │ +0034da98 00000017 R_ARM_RELATIVE │ │ │ │ +0034daa0 00000017 R_ARM_RELATIVE │ │ │ │ +0034daa4 00000017 R_ARM_RELATIVE │ │ │ │ +0034daa8 00000017 R_ARM_RELATIVE │ │ │ │ +0034dae4 00000017 R_ARM_RELATIVE │ │ │ │ +0034dae8 00000017 R_ARM_RELATIVE │ │ │ │ +0034db14 00000017 R_ARM_RELATIVE │ │ │ │ +0034db18 00000017 R_ARM_RELATIVE │ │ │ │ +0034db1c 00000017 R_ARM_RELATIVE │ │ │ │ +0034db20 00000017 R_ARM_RELATIVE │ │ │ │ +0034db24 00000017 R_ARM_RELATIVE │ │ │ │ +0034db2c 00000017 R_ARM_RELATIVE │ │ │ │ +0034db30 00000017 R_ARM_RELATIVE │ │ │ │ +0034db34 00000017 R_ARM_RELATIVE │ │ │ │ +0034db44 00000017 R_ARM_RELATIVE │ │ │ │ +0034db88 00000017 R_ARM_RELATIVE │ │ │ │ +0034db8c 00000017 R_ARM_RELATIVE │ │ │ │ +0034db9c 00000017 R_ARM_RELATIVE │ │ │ │ +0034dba0 00000017 R_ARM_RELATIVE │ │ │ │ +0034dba4 00000017 R_ARM_RELATIVE │ │ │ │ +0034dba8 00000017 R_ARM_RELATIVE │ │ │ │ +0034dbac 00000017 R_ARM_RELATIVE │ │ │ │ +0034dbb4 00000017 R_ARM_RELATIVE │ │ │ │ +0034dbb8 00000017 R_ARM_RELATIVE │ │ │ │ +0034dbbc 00000017 R_ARM_RELATIVE │ │ │ │ +0034dbcc 00000017 R_ARM_RELATIVE │ │ │ │ +0034dc10 00000017 R_ARM_RELATIVE │ │ │ │ +0034dc18 00000017 R_ARM_RELATIVE │ │ │ │ +0034dc1c 00000017 R_ARM_RELATIVE │ │ │ │ +0034dc20 00000017 R_ARM_RELATIVE │ │ │ │ +0034dc24 00000017 R_ARM_RELATIVE │ │ │ │ +0034dc28 00000017 R_ARM_RELATIVE │ │ │ │ +0034dc30 00000017 R_ARM_RELATIVE │ │ │ │ +0034dc34 00000017 R_ARM_RELATIVE │ │ │ │ +0034dc38 00000017 R_ARM_RELATIVE │ │ │ │ +0034dc48 00000017 R_ARM_RELATIVE │ │ │ │ +0034dc84 00000017 R_ARM_RELATIVE │ │ │ │ +0034dc8c 00000017 R_ARM_RELATIVE │ │ │ │ +0034dc90 00000017 R_ARM_RELATIVE │ │ │ │ +0034dc94 00000017 R_ARM_RELATIVE │ │ │ │ +0034dc98 00000017 R_ARM_RELATIVE │ │ │ │ +0034dc9c 00000017 R_ARM_RELATIVE │ │ │ │ +0034dca4 00000017 R_ARM_RELATIVE │ │ │ │ +0034dca8 00000017 R_ARM_RELATIVE │ │ │ │ +0034dcac 00000017 R_ARM_RELATIVE │ │ │ │ +0034dcb0 00000017 R_ARM_RELATIVE │ │ │ │ +0034dcb4 00000017 R_ARM_RELATIVE │ │ │ │ +0034dcb8 00000017 R_ARM_RELATIVE │ │ │ │ +0034dcbc 00000017 R_ARM_RELATIVE │ │ │ │ +0034dcc0 00000017 R_ARM_RELATIVE │ │ │ │ +0034dcc8 00000017 R_ARM_RELATIVE │ │ │ │ +0034dccc 00000017 R_ARM_RELATIVE │ │ │ │ +0034dcd0 00000017 R_ARM_RELATIVE │ │ │ │ +0034dcd4 00000017 R_ARM_RELATIVE │ │ │ │ +0034dcd8 00000017 R_ARM_RELATIVE │ │ │ │ +0034dce0 00000017 R_ARM_RELATIVE │ │ │ │ +0034dce4 00000017 R_ARM_RELATIVE │ │ │ │ +0034dce8 00000017 R_ARM_RELATIVE │ │ │ │ +0034dcf8 00000017 R_ARM_RELATIVE │ │ │ │ +0034dd34 00000017 R_ARM_RELATIVE │ │ │ │ +0034dd38 00000017 R_ARM_RELATIVE │ │ │ │ +0034dd4c 00000017 R_ARM_RELATIVE │ │ │ │ +0034dd50 00000017 R_ARM_RELATIVE │ │ │ │ +0034dd54 00000017 R_ARM_RELATIVE │ │ │ │ +0034dd58 00000017 R_ARM_RELATIVE │ │ │ │ +0034dd60 00000017 R_ARM_RELATIVE │ │ │ │ +0034dd64 00000017 R_ARM_RELATIVE │ │ │ │ +0034dd68 00000017 R_ARM_RELATIVE │ │ │ │ +0034dd6c 00000017 R_ARM_RELATIVE │ │ │ │ +0034dd70 00000017 R_ARM_RELATIVE │ │ │ │ +0034dd74 00000017 R_ARM_RELATIVE │ │ │ │ +0034dd78 00000017 R_ARM_RELATIVE │ │ │ │ +0034dd7c 00000017 R_ARM_RELATIVE │ │ │ │ +0034dd80 00000017 R_ARM_RELATIVE │ │ │ │ +0034dd84 00000017 R_ARM_RELATIVE │ │ │ │ +0034dd88 00000017 R_ARM_RELATIVE │ │ │ │ +0034dd8c 00000017 R_ARM_RELATIVE │ │ │ │ +0034dd90 00000017 R_ARM_RELATIVE │ │ │ │ +0034dd9c 00000017 R_ARM_RELATIVE │ │ │ │ +0034dda0 00000017 R_ARM_RELATIVE │ │ │ │ +0034dda4 00000017 R_ARM_RELATIVE │ │ │ │ +0034dda8 00000017 R_ARM_RELATIVE │ │ │ │ +0034ddac 00000017 R_ARM_RELATIVE │ │ │ │ +0034ddb0 00000017 R_ARM_RELATIVE │ │ │ │ +0034ddb4 00000017 R_ARM_RELATIVE │ │ │ │ +0034ddb8 00000017 R_ARM_RELATIVE │ │ │ │ +0034ddbc 00000017 R_ARM_RELATIVE │ │ │ │ +0034ddc4 00000017 R_ARM_RELATIVE │ │ │ │ +0034dddc 00000017 R_ARM_RELATIVE │ │ │ │ +0034dde0 00000017 R_ARM_RELATIVE │ │ │ │ +0034dde4 00000017 R_ARM_RELATIVE │ │ │ │ +0034dde8 00000017 R_ARM_RELATIVE │ │ │ │ +0034ddec 00000017 R_ARM_RELATIVE │ │ │ │ +0034ddf0 00000017 R_ARM_RELATIVE │ │ │ │ +0034ddf4 00000017 R_ARM_RELATIVE │ │ │ │ +0034ddf8 00000017 R_ARM_RELATIVE │ │ │ │ +0034ddfc 00000017 R_ARM_RELATIVE │ │ │ │ +0034de00 00000017 R_ARM_RELATIVE │ │ │ │ +0034de04 00000017 R_ARM_RELATIVE │ │ │ │ +0034de08 00000017 R_ARM_RELATIVE │ │ │ │ +0034de0c 00000017 R_ARM_RELATIVE │ │ │ │ +0034de10 00000017 R_ARM_RELATIVE │ │ │ │ +0034de14 00000017 R_ARM_RELATIVE │ │ │ │ +0034de18 00000017 R_ARM_RELATIVE │ │ │ │ +0034de1c 00000017 R_ARM_RELATIVE │ │ │ │ +0034de20 00000017 R_ARM_RELATIVE │ │ │ │ +0034de24 00000017 R_ARM_RELATIVE │ │ │ │ +0034de28 00000017 R_ARM_RELATIVE │ │ │ │ +0034de2c 00000017 R_ARM_RELATIVE │ │ │ │ +0034de30 00000017 R_ARM_RELATIVE │ │ │ │ +0034de34 00000017 R_ARM_RELATIVE │ │ │ │ +0034de38 00000017 R_ARM_RELATIVE │ │ │ │ +0034de3c 00000017 R_ARM_RELATIVE │ │ │ │ +0034de40 00000017 R_ARM_RELATIVE │ │ │ │ +0034de44 00000017 R_ARM_RELATIVE │ │ │ │ +0034de48 00000017 R_ARM_RELATIVE │ │ │ │ +0034de4c 00000017 R_ARM_RELATIVE │ │ │ │ +0034de50 00000017 R_ARM_RELATIVE │ │ │ │ +0034de54 00000017 R_ARM_RELATIVE │ │ │ │ +0034de58 00000017 R_ARM_RELATIVE │ │ │ │ +0034de5c 00000017 R_ARM_RELATIVE │ │ │ │ +0034de60 00000017 R_ARM_RELATIVE │ │ │ │ +0034de64 00000017 R_ARM_RELATIVE │ │ │ │ +0034de68 00000017 R_ARM_RELATIVE │ │ │ │ +0034de6c 00000017 R_ARM_RELATIVE │ │ │ │ +0034de70 00000017 R_ARM_RELATIVE │ │ │ │ +0034de74 00000017 R_ARM_RELATIVE │ │ │ │ +0034de78 00000017 R_ARM_RELATIVE │ │ │ │ +0034de7c 00000017 R_ARM_RELATIVE │ │ │ │ +0034de80 00000017 R_ARM_RELATIVE │ │ │ │ +0034de84 00000017 R_ARM_RELATIVE │ │ │ │ +0034de88 00000017 R_ARM_RELATIVE │ │ │ │ +0034de8c 00000017 R_ARM_RELATIVE │ │ │ │ +0034de90 00000017 R_ARM_RELATIVE │ │ │ │ +0034de94 00000017 R_ARM_RELATIVE │ │ │ │ +0034de98 00000017 R_ARM_RELATIVE │ │ │ │ +0034de9c 00000017 R_ARM_RELATIVE │ │ │ │ +0034dea0 00000017 R_ARM_RELATIVE │ │ │ │ +0034dea4 00000017 R_ARM_RELATIVE │ │ │ │ +0034dea8 00000017 R_ARM_RELATIVE │ │ │ │ +0034deac 00000017 R_ARM_RELATIVE │ │ │ │ +0034deb0 00000017 R_ARM_RELATIVE │ │ │ │ +0034deb4 00000017 R_ARM_RELATIVE │ │ │ │ +0034deb8 00000017 R_ARM_RELATIVE │ │ │ │ +0034debc 00000017 R_ARM_RELATIVE │ │ │ │ +0034dec0 00000017 R_ARM_RELATIVE │ │ │ │ +0034dec4 00000017 R_ARM_RELATIVE │ │ │ │ +0034dec8 00000017 R_ARM_RELATIVE │ │ │ │ +0034decc 00000017 R_ARM_RELATIVE │ │ │ │ +0034ded0 00000017 R_ARM_RELATIVE │ │ │ │ +0034ded4 00000017 R_ARM_RELATIVE │ │ │ │ +0034ded8 00000017 R_ARM_RELATIVE │ │ │ │ +0034dedc 00000017 R_ARM_RELATIVE │ │ │ │ +0034dee0 00000017 R_ARM_RELATIVE │ │ │ │ +0034dee4 00000017 R_ARM_RELATIVE │ │ │ │ +0034dee8 00000017 R_ARM_RELATIVE │ │ │ │ +0034def4 00000017 R_ARM_RELATIVE │ │ │ │ +0034def8 00000017 R_ARM_RELATIVE │ │ │ │ +0034defc 00000017 R_ARM_RELATIVE │ │ │ │ +0034df00 00000017 R_ARM_RELATIVE │ │ │ │ +0034df04 00000017 R_ARM_RELATIVE │ │ │ │ +0034df08 00000017 R_ARM_RELATIVE │ │ │ │ +0034df0c 00000017 R_ARM_RELATIVE │ │ │ │ +0034df10 00000017 R_ARM_RELATIVE │ │ │ │ +0034df14 00000017 R_ARM_RELATIVE │ │ │ │ +0034df1c 00000017 R_ARM_RELATIVE │ │ │ │ +0034df34 00000017 R_ARM_RELATIVE │ │ │ │ +0034df38 00000017 R_ARM_RELATIVE │ │ │ │ +0034df3c 00000017 R_ARM_RELATIVE │ │ │ │ +0034df40 00000017 R_ARM_RELATIVE │ │ │ │ +0034df44 00000017 R_ARM_RELATIVE │ │ │ │ +0034df48 00000017 R_ARM_RELATIVE │ │ │ │ +0034df4c 00000017 R_ARM_RELATIVE │ │ │ │ +0034df50 00000017 R_ARM_RELATIVE │ │ │ │ +0034df54 00000017 R_ARM_RELATIVE │ │ │ │ +0034df58 00000017 R_ARM_RELATIVE │ │ │ │ +0034df5c 00000017 R_ARM_RELATIVE │ │ │ │ +0034df60 00000017 R_ARM_RELATIVE │ │ │ │ +0034df64 00000017 R_ARM_RELATIVE │ │ │ │ +0034df68 00000017 R_ARM_RELATIVE │ │ │ │ +0034df6c 00000017 R_ARM_RELATIVE │ │ │ │ +0034df70 00000017 R_ARM_RELATIVE │ │ │ │ +0034df74 00000017 R_ARM_RELATIVE │ │ │ │ +0034df78 00000017 R_ARM_RELATIVE │ │ │ │ +0034df7c 00000017 R_ARM_RELATIVE │ │ │ │ +0034df80 00000017 R_ARM_RELATIVE │ │ │ │ +0034df84 00000017 R_ARM_RELATIVE │ │ │ │ +0034df88 00000017 R_ARM_RELATIVE │ │ │ │ +0034df8c 00000017 R_ARM_RELATIVE │ │ │ │ +0034df90 00000017 R_ARM_RELATIVE │ │ │ │ +0034df94 00000017 R_ARM_RELATIVE │ │ │ │ +0034df98 00000017 R_ARM_RELATIVE │ │ │ │ +0034df9c 00000017 R_ARM_RELATIVE │ │ │ │ +0034dfa0 00000017 R_ARM_RELATIVE │ │ │ │ +0034dfa4 00000017 R_ARM_RELATIVE │ │ │ │ +0034dfa8 00000017 R_ARM_RELATIVE │ │ │ │ +0034dfac 00000017 R_ARM_RELATIVE │ │ │ │ +0034dfb0 00000017 R_ARM_RELATIVE │ │ │ │ +0034dfb4 00000017 R_ARM_RELATIVE │ │ │ │ +0034dfb8 00000017 R_ARM_RELATIVE │ │ │ │ +0034dfbc 00000017 R_ARM_RELATIVE │ │ │ │ +0034dfc0 00000017 R_ARM_RELATIVE │ │ │ │ +0034dfc4 00000017 R_ARM_RELATIVE │ │ │ │ +0034dfc8 00000017 R_ARM_RELATIVE │ │ │ │ +0034dfcc 00000017 R_ARM_RELATIVE │ │ │ │ +0034dfd0 00000017 R_ARM_RELATIVE │ │ │ │ +0034dfd4 00000017 R_ARM_RELATIVE │ │ │ │ +0034dfd8 00000017 R_ARM_RELATIVE │ │ │ │ +0034dfdc 00000017 R_ARM_RELATIVE │ │ │ │ +0034dfe0 00000017 R_ARM_RELATIVE │ │ │ │ +0034dfe4 00000017 R_ARM_RELATIVE │ │ │ │ +0034dfe8 00000017 R_ARM_RELATIVE │ │ │ │ +0034dfec 00000017 R_ARM_RELATIVE │ │ │ │ +0034dff0 00000017 R_ARM_RELATIVE │ │ │ │ +0034dff4 00000017 R_ARM_RELATIVE │ │ │ │ +0034dff8 00000017 R_ARM_RELATIVE │ │ │ │ +0034dffc 00000017 R_ARM_RELATIVE │ │ │ │ +0034e000 00000017 R_ARM_RELATIVE │ │ │ │ +0034e004 00000017 R_ARM_RELATIVE │ │ │ │ +0034e008 00000017 R_ARM_RELATIVE │ │ │ │ +0034e00c 00000017 R_ARM_RELATIVE │ │ │ │ +0034e010 00000017 R_ARM_RELATIVE │ │ │ │ +0034e01c 00000017 R_ARM_RELATIVE │ │ │ │ +0034e020 00000017 R_ARM_RELATIVE │ │ │ │ +0034e024 00000017 R_ARM_RELATIVE │ │ │ │ +0034e028 00000017 R_ARM_RELATIVE │ │ │ │ +0034e02c 00000017 R_ARM_RELATIVE │ │ │ │ +0034e030 00000017 R_ARM_RELATIVE │ │ │ │ +0034e034 00000017 R_ARM_RELATIVE │ │ │ │ +0034e038 00000017 R_ARM_RELATIVE │ │ │ │ +0034e03c 00000017 R_ARM_RELATIVE │ │ │ │ +0034e040 00000017 R_ARM_RELATIVE │ │ │ │ +0034e044 00000017 R_ARM_RELATIVE │ │ │ │ +0034e048 00000017 R_ARM_RELATIVE │ │ │ │ +0034e04c 00000017 R_ARM_RELATIVE │ │ │ │ +0034e054 00000017 R_ARM_RELATIVE │ │ │ │ +0034e058 00000017 R_ARM_RELATIVE │ │ │ │ +0034e05c 00000017 R_ARM_RELATIVE │ │ │ │ +0034e060 00000017 R_ARM_RELATIVE │ │ │ │ +0034e064 00000017 R_ARM_RELATIVE │ │ │ │ +0034e068 00000017 R_ARM_RELATIVE │ │ │ │ +0034e06c 00000017 R_ARM_RELATIVE │ │ │ │ +0034e070 00000017 R_ARM_RELATIVE │ │ │ │ +0034e074 00000017 R_ARM_RELATIVE │ │ │ │ +0034e078 00000017 R_ARM_RELATIVE │ │ │ │ +0034e07c 00000017 R_ARM_RELATIVE │ │ │ │ +0034e080 00000017 R_ARM_RELATIVE │ │ │ │ +0034e084 00000017 R_ARM_RELATIVE │ │ │ │ +0034e088 00000017 R_ARM_RELATIVE │ │ │ │ +0034e08c 00000017 R_ARM_RELATIVE │ │ │ │ +0034e090 00000017 R_ARM_RELATIVE │ │ │ │ +0034e094 00000017 R_ARM_RELATIVE │ │ │ │ +0034e098 00000017 R_ARM_RELATIVE │ │ │ │ +0034e09c 00000017 R_ARM_RELATIVE │ │ │ │ +0034e0a0 00000017 R_ARM_RELATIVE │ │ │ │ +0034e0a4 00000017 R_ARM_RELATIVE │ │ │ │ +0034e0a8 00000017 R_ARM_RELATIVE │ │ │ │ +0034e0b0 00000017 R_ARM_RELATIVE │ │ │ │ +0034e0b8 00000017 R_ARM_RELATIVE │ │ │ │ +0034e0c0 00000017 R_ARM_RELATIVE │ │ │ │ +0034e0c8 00000017 R_ARM_RELATIVE │ │ │ │ +0034e0d0 00000017 R_ARM_RELATIVE │ │ │ │ +0034e0d8 00000017 R_ARM_RELATIVE │ │ │ │ +0034e0e0 00000017 R_ARM_RELATIVE │ │ │ │ +0034e0e8 00000017 R_ARM_RELATIVE │ │ │ │ +0034e0f0 00000017 R_ARM_RELATIVE │ │ │ │ +0034e0f8 00000017 R_ARM_RELATIVE │ │ │ │ +0034e100 00000017 R_ARM_RELATIVE │ │ │ │ +0034e108 00000017 R_ARM_RELATIVE │ │ │ │ +0034e110 00000017 R_ARM_RELATIVE │ │ │ │ +0034e118 00000017 R_ARM_RELATIVE │ │ │ │ +0034e120 00000017 R_ARM_RELATIVE │ │ │ │ +0034e128 00000017 R_ARM_RELATIVE │ │ │ │ +0034e130 00000017 R_ARM_RELATIVE │ │ │ │ +0034e138 00000017 R_ARM_RELATIVE │ │ │ │ +0034e140 00000017 R_ARM_RELATIVE │ │ │ │ +0034e148 00000017 R_ARM_RELATIVE │ │ │ │ +0034e150 00000017 R_ARM_RELATIVE │ │ │ │ +0034e158 00000017 R_ARM_RELATIVE │ │ │ │ +0034e160 00000017 R_ARM_RELATIVE │ │ │ │ +0034e168 00000017 R_ARM_RELATIVE │ │ │ │ +0034e170 00000017 R_ARM_RELATIVE │ │ │ │ +0034e178 00000017 R_ARM_RELATIVE │ │ │ │ +0034e180 00000017 R_ARM_RELATIVE │ │ │ │ +0034e188 00000017 R_ARM_RELATIVE │ │ │ │ +0034e190 00000017 R_ARM_RELATIVE │ │ │ │ +0034e198 00000017 R_ARM_RELATIVE │ │ │ │ +0034e1a0 00000017 R_ARM_RELATIVE │ │ │ │ +0034e1b0 00000017 R_ARM_RELATIVE │ │ │ │ +0034e1b4 00000017 R_ARM_RELATIVE │ │ │ │ +0034e1b8 00000017 R_ARM_RELATIVE │ │ │ │ +0034e1bc 00000017 R_ARM_RELATIVE │ │ │ │ +0034e1c0 00000017 R_ARM_RELATIVE │ │ │ │ +0034e1c4 00000017 R_ARM_RELATIVE │ │ │ │ +0034e1c8 00000017 R_ARM_RELATIVE │ │ │ │ +0034e1d0 00000017 R_ARM_RELATIVE │ │ │ │ +0034e1d4 00000017 R_ARM_RELATIVE │ │ │ │ +0034e1d8 00000017 R_ARM_RELATIVE │ │ │ │ +0034e1dc 00000017 R_ARM_RELATIVE │ │ │ │ +0034e1e0 00000017 R_ARM_RELATIVE │ │ │ │ +0034e1e4 00000017 R_ARM_RELATIVE │ │ │ │ +0034e1e8 00000017 R_ARM_RELATIVE │ │ │ │ +0034e1ec 00000017 R_ARM_RELATIVE │ │ │ │ +0034e1f0 00000017 R_ARM_RELATIVE │ │ │ │ +0034e1f8 00000017 R_ARM_RELATIVE │ │ │ │ +0034e1fc 00000017 R_ARM_RELATIVE │ │ │ │ +0034e200 00000017 R_ARM_RELATIVE │ │ │ │ +0034e204 00000017 R_ARM_RELATIVE │ │ │ │ +0034e208 00000017 R_ARM_RELATIVE │ │ │ │ +0034e20c 00000017 R_ARM_RELATIVE │ │ │ │ +0034e210 00000017 R_ARM_RELATIVE │ │ │ │ +0034e214 00000017 R_ARM_RELATIVE │ │ │ │ +0034e218 00000017 R_ARM_RELATIVE │ │ │ │ +0034e21c 00000017 R_ARM_RELATIVE │ │ │ │ +0034e220 00000017 R_ARM_RELATIVE │ │ │ │ +0034e224 00000017 R_ARM_RELATIVE │ │ │ │ +0034e228 00000017 R_ARM_RELATIVE │ │ │ │ +0034e22c 00000017 R_ARM_RELATIVE │ │ │ │ +0034e230 00000017 R_ARM_RELATIVE │ │ │ │ +0034e234 00000017 R_ARM_RELATIVE │ │ │ │ +0034e238 00000017 R_ARM_RELATIVE │ │ │ │ +0034e240 00000017 R_ARM_RELATIVE │ │ │ │ +0034e244 00000017 R_ARM_RELATIVE │ │ │ │ +0034e248 00000017 R_ARM_RELATIVE │ │ │ │ +0034e24c 00000017 R_ARM_RELATIVE │ │ │ │ +0034e250 00000017 R_ARM_RELATIVE │ │ │ │ +0034e254 00000017 R_ARM_RELATIVE │ │ │ │ +0034e258 00000017 R_ARM_RELATIVE │ │ │ │ +0034e25c 00000017 R_ARM_RELATIVE │ │ │ │ +0034e260 00000017 R_ARM_RELATIVE │ │ │ │ +0034e264 00000017 R_ARM_RELATIVE │ │ │ │ +0034e268 00000017 R_ARM_RELATIVE │ │ │ │ +0034e26c 00000017 R_ARM_RELATIVE │ │ │ │ +0034e270 00000017 R_ARM_RELATIVE │ │ │ │ +0034e278 00000017 R_ARM_RELATIVE │ │ │ │ +0034e27c 00000017 R_ARM_RELATIVE │ │ │ │ +0034e280 00000017 R_ARM_RELATIVE │ │ │ │ +0034e284 00000017 R_ARM_RELATIVE │ │ │ │ +0034e288 00000017 R_ARM_RELATIVE │ │ │ │ +0034e28c 00000017 R_ARM_RELATIVE │ │ │ │ +0034e290 00000017 R_ARM_RELATIVE │ │ │ │ +0034e294 00000017 R_ARM_RELATIVE │ │ │ │ +0034e298 00000017 R_ARM_RELATIVE │ │ │ │ +0034e29c 00000017 R_ARM_RELATIVE │ │ │ │ +0034e2a0 00000017 R_ARM_RELATIVE │ │ │ │ +0034e2a4 00000017 R_ARM_RELATIVE │ │ │ │ +0034e2a8 00000017 R_ARM_RELATIVE │ │ │ │ +0034e2ac 00000017 R_ARM_RELATIVE │ │ │ │ +0034e2b4 00000017 R_ARM_RELATIVE │ │ │ │ +0034e2bc 00000017 R_ARM_RELATIVE │ │ │ │ +0034e2c4 00000017 R_ARM_RELATIVE │ │ │ │ +0034e2cc 00000017 R_ARM_RELATIVE │ │ │ │ +0034e2d4 00000017 R_ARM_RELATIVE │ │ │ │ +0034e2dc 00000017 R_ARM_RELATIVE │ │ │ │ +0034e2e4 00000017 R_ARM_RELATIVE │ │ │ │ +0034e2ec 00000017 R_ARM_RELATIVE │ │ │ │ +0034e2f4 00000017 R_ARM_RELATIVE │ │ │ │ +0034e2fc 00000017 R_ARM_RELATIVE │ │ │ │ +0034e304 00000017 R_ARM_RELATIVE │ │ │ │ +0034e30c 00000017 R_ARM_RELATIVE │ │ │ │ +0034e314 00000017 R_ARM_RELATIVE │ │ │ │ +0034e31c 00000017 R_ARM_RELATIVE │ │ │ │ +0034e324 00000017 R_ARM_RELATIVE │ │ │ │ +0034e32c 00000017 R_ARM_RELATIVE │ │ │ │ +0034e334 00000017 R_ARM_RELATIVE │ │ │ │ +0034e33c 00000017 R_ARM_RELATIVE │ │ │ │ +0034e344 00000017 R_ARM_RELATIVE │ │ │ │ +0034e34c 00000017 R_ARM_RELATIVE │ │ │ │ +0034e354 00000017 R_ARM_RELATIVE │ │ │ │ +0034e35c 00000017 R_ARM_RELATIVE │ │ │ │ +0034e364 00000017 R_ARM_RELATIVE │ │ │ │ +0034e36c 00000017 R_ARM_RELATIVE │ │ │ │ +0034e374 00000017 R_ARM_RELATIVE │ │ │ │ +0034e37c 00000017 R_ARM_RELATIVE │ │ │ │ +0034e384 00000017 R_ARM_RELATIVE │ │ │ │ +0034e38c 00000017 R_ARM_RELATIVE │ │ │ │ +0034e394 00000017 R_ARM_RELATIVE │ │ │ │ +0034e39c 00000017 R_ARM_RELATIVE │ │ │ │ +0034e3a4 00000017 R_ARM_RELATIVE │ │ │ │ +0034e3ac 00000017 R_ARM_RELATIVE │ │ │ │ +0034e3b4 00000017 R_ARM_RELATIVE │ │ │ │ +0034e3bc 00000017 R_ARM_RELATIVE │ │ │ │ +0034e3c4 00000017 R_ARM_RELATIVE │ │ │ │ +0034e3cc 00000017 R_ARM_RELATIVE │ │ │ │ +0034e3d4 00000017 R_ARM_RELATIVE │ │ │ │ +0034e3dc 00000017 R_ARM_RELATIVE │ │ │ │ +0034e3e4 00000017 R_ARM_RELATIVE │ │ │ │ +0034e3ec 00000017 R_ARM_RELATIVE │ │ │ │ +0034e3f4 00000017 R_ARM_RELATIVE │ │ │ │ +0034e3fc 00000017 R_ARM_RELATIVE │ │ │ │ +0034e404 00000017 R_ARM_RELATIVE │ │ │ │ +0034e40c 00000017 R_ARM_RELATIVE │ │ │ │ +0034e414 00000017 R_ARM_RELATIVE │ │ │ │ +0034e41c 00000017 R_ARM_RELATIVE │ │ │ │ +0034e424 00000017 R_ARM_RELATIVE │ │ │ │ +0034e42c 00000017 R_ARM_RELATIVE │ │ │ │ +0034e434 00000017 R_ARM_RELATIVE │ │ │ │ +0034e43c 00000017 R_ARM_RELATIVE │ │ │ │ +0034e444 00000017 R_ARM_RELATIVE │ │ │ │ +0034e44c 00000017 R_ARM_RELATIVE │ │ │ │ +0034e454 00000017 R_ARM_RELATIVE │ │ │ │ +0034e45c 00000017 R_ARM_RELATIVE │ │ │ │ +0034e464 00000017 R_ARM_RELATIVE │ │ │ │ +0034e46c 00000017 R_ARM_RELATIVE │ │ │ │ +0034e474 00000017 R_ARM_RELATIVE │ │ │ │ +0034e47c 00000017 R_ARM_RELATIVE │ │ │ │ +0034e484 00000017 R_ARM_RELATIVE │ │ │ │ +0034e48c 00000017 R_ARM_RELATIVE │ │ │ │ +0034e494 00000017 R_ARM_RELATIVE │ │ │ │ +0034e49c 00000017 R_ARM_RELATIVE │ │ │ │ +0034e4a4 00000017 R_ARM_RELATIVE │ │ │ │ +0034e4ac 00000017 R_ARM_RELATIVE │ │ │ │ +0034e4b4 00000017 R_ARM_RELATIVE │ │ │ │ +0034e4bc 00000017 R_ARM_RELATIVE │ │ │ │ +0034e4c4 00000017 R_ARM_RELATIVE │ │ │ │ +0034e4cc 00000017 R_ARM_RELATIVE │ │ │ │ +0034e4d4 00000017 R_ARM_RELATIVE │ │ │ │ +0034e4dc 00000017 R_ARM_RELATIVE │ │ │ │ +0034e4e4 00000017 R_ARM_RELATIVE │ │ │ │ +0034e4ec 00000017 R_ARM_RELATIVE │ │ │ │ +0034e4f4 00000017 R_ARM_RELATIVE │ │ │ │ +0034e4fc 00000017 R_ARM_RELATIVE │ │ │ │ +0034e504 00000017 R_ARM_RELATIVE │ │ │ │ +0034e50c 00000017 R_ARM_RELATIVE │ │ │ │ +0034e514 00000017 R_ARM_RELATIVE │ │ │ │ +0034e51c 00000017 R_ARM_RELATIVE │ │ │ │ +0034e524 00000017 R_ARM_RELATIVE │ │ │ │ +0034e52c 00000017 R_ARM_RELATIVE │ │ │ │ +0034e534 00000017 R_ARM_RELATIVE │ │ │ │ +0034e53c 00000017 R_ARM_RELATIVE │ │ │ │ +0034e544 00000017 R_ARM_RELATIVE │ │ │ │ +0034e54c 00000017 R_ARM_RELATIVE │ │ │ │ +0034e554 00000017 R_ARM_RELATIVE │ │ │ │ +0034e55c 00000017 R_ARM_RELATIVE │ │ │ │ +0034e564 00000017 R_ARM_RELATIVE │ │ │ │ +0034e56c 00000017 R_ARM_RELATIVE │ │ │ │ +0034e574 00000017 R_ARM_RELATIVE │ │ │ │ +0034e57c 00000017 R_ARM_RELATIVE │ │ │ │ +0034e58c 00000017 R_ARM_RELATIVE │ │ │ │ +0034e590 00000017 R_ARM_RELATIVE │ │ │ │ +0034e594 00000017 R_ARM_RELATIVE │ │ │ │ +0034e5a0 00000017 R_ARM_RELATIVE │ │ │ │ +0034e5a4 00000017 R_ARM_RELATIVE │ │ │ │ +0034e5b0 00000017 R_ARM_RELATIVE │ │ │ │ +0034e5c8 00000017 R_ARM_RELATIVE │ │ │ │ +0034e5cc 00000017 R_ARM_RELATIVE │ │ │ │ +0034e5d8 00000017 R_ARM_RELATIVE │ │ │ │ +0034e5f0 00000017 R_ARM_RELATIVE │ │ │ │ +0034e5f8 00000017 R_ARM_RELATIVE │ │ │ │ +0034e600 00000017 R_ARM_RELATIVE │ │ │ │ +0034e608 00000017 R_ARM_RELATIVE │ │ │ │ +0034e610 00000017 R_ARM_RELATIVE │ │ │ │ +0034e618 00000017 R_ARM_RELATIVE │ │ │ │ +0034e620 00000017 R_ARM_RELATIVE │ │ │ │ +0034e628 00000017 R_ARM_RELATIVE │ │ │ │ +0034e630 00000017 R_ARM_RELATIVE │ │ │ │ +0034e638 00000017 R_ARM_RELATIVE │ │ │ │ +0034e640 00000017 R_ARM_RELATIVE │ │ │ │ +0034e648 00000017 R_ARM_RELATIVE │ │ │ │ +0034e650 00000017 R_ARM_RELATIVE │ │ │ │ +0034e658 00000017 R_ARM_RELATIVE │ │ │ │ +0034e660 00000017 R_ARM_RELATIVE │ │ │ │ +0034e668 00000017 R_ARM_RELATIVE │ │ │ │ +0034e670 00000017 R_ARM_RELATIVE │ │ │ │ +0034e678 00000017 R_ARM_RELATIVE │ │ │ │ +0034e680 00000017 R_ARM_RELATIVE │ │ │ │ +0034e688 00000017 R_ARM_RELATIVE │ │ │ │ +0034e690 00000017 R_ARM_RELATIVE │ │ │ │ +0034e698 00000017 R_ARM_RELATIVE │ │ │ │ +0034e6a0 00000017 R_ARM_RELATIVE │ │ │ │ +0034e6a8 00000017 R_ARM_RELATIVE │ │ │ │ +0034e6b0 00000017 R_ARM_RELATIVE │ │ │ │ +0034e6b8 00000017 R_ARM_RELATIVE │ │ │ │ +0034e6c0 00000017 R_ARM_RELATIVE │ │ │ │ +0034e6c8 00000017 R_ARM_RELATIVE │ │ │ │ +0034e6d0 00000017 R_ARM_RELATIVE │ │ │ │ +0034e6d8 00000017 R_ARM_RELATIVE │ │ │ │ +0034e6e0 00000017 R_ARM_RELATIVE │ │ │ │ +0034e6e8 00000017 R_ARM_RELATIVE │ │ │ │ +0034e6f0 00000017 R_ARM_RELATIVE │ │ │ │ +0034e6f8 00000017 R_ARM_RELATIVE │ │ │ │ +0034e700 00000017 R_ARM_RELATIVE │ │ │ │ +0034e708 00000017 R_ARM_RELATIVE │ │ │ │ +0034e710 00000017 R_ARM_RELATIVE │ │ │ │ +0034e718 00000017 R_ARM_RELATIVE │ │ │ │ +0034e720 00000017 R_ARM_RELATIVE │ │ │ │ +0034e728 00000017 R_ARM_RELATIVE │ │ │ │ +0034e730 00000017 R_ARM_RELATIVE │ │ │ │ +0034e738 00000017 R_ARM_RELATIVE │ │ │ │ +0034e740 00000017 R_ARM_RELATIVE │ │ │ │ +0034e748 00000017 R_ARM_RELATIVE │ │ │ │ +0034e750 00000017 R_ARM_RELATIVE │ │ │ │ +0034e758 00000017 R_ARM_RELATIVE │ │ │ │ +0034e760 00000017 R_ARM_RELATIVE │ │ │ │ +0034e768 00000017 R_ARM_RELATIVE │ │ │ │ +0034e770 00000017 R_ARM_RELATIVE │ │ │ │ +0034e778 00000017 R_ARM_RELATIVE │ │ │ │ +0034e780 00000017 R_ARM_RELATIVE │ │ │ │ +0034e788 00000017 R_ARM_RELATIVE │ │ │ │ +0034e790 00000017 R_ARM_RELATIVE │ │ │ │ +0034e798 00000017 R_ARM_RELATIVE │ │ │ │ +0034e7a0 00000017 R_ARM_RELATIVE │ │ │ │ +0034e7a8 00000017 R_ARM_RELATIVE │ │ │ │ +0034e7b0 00000017 R_ARM_RELATIVE │ │ │ │ +0034e7b8 00000017 R_ARM_RELATIVE │ │ │ │ +0034e7c0 00000017 R_ARM_RELATIVE │ │ │ │ +0034e7c8 00000017 R_ARM_RELATIVE │ │ │ │ +0034e7d0 00000017 R_ARM_RELATIVE │ │ │ │ +0034e7d8 00000017 R_ARM_RELATIVE │ │ │ │ +0034e7e0 00000017 R_ARM_RELATIVE │ │ │ │ +0034e7e8 00000017 R_ARM_RELATIVE │ │ │ │ +0034e7f0 00000017 R_ARM_RELATIVE │ │ │ │ +0034e7f8 00000017 R_ARM_RELATIVE │ │ │ │ +0034e800 00000017 R_ARM_RELATIVE │ │ │ │ +0034e808 00000017 R_ARM_RELATIVE │ │ │ │ +0034e810 00000017 R_ARM_RELATIVE │ │ │ │ +0034e818 00000017 R_ARM_RELATIVE │ │ │ │ +0034e820 00000017 R_ARM_RELATIVE │ │ │ │ +0034e828 00000017 R_ARM_RELATIVE │ │ │ │ +0034e830 00000017 R_ARM_RELATIVE │ │ │ │ +0034e838 00000017 R_ARM_RELATIVE │ │ │ │ +0034e840 00000017 R_ARM_RELATIVE │ │ │ │ +0034e848 00000017 R_ARM_RELATIVE │ │ │ │ +0034e850 00000017 R_ARM_RELATIVE │ │ │ │ +0034e858 00000017 R_ARM_RELATIVE │ │ │ │ +0034e860 00000017 R_ARM_RELATIVE │ │ │ │ +0034e868 00000017 R_ARM_RELATIVE │ │ │ │ +0034e870 00000017 R_ARM_RELATIVE │ │ │ │ +0034e878 00000017 R_ARM_RELATIVE │ │ │ │ +0034e880 00000017 R_ARM_RELATIVE │ │ │ │ +0034e888 00000017 R_ARM_RELATIVE │ │ │ │ +0034e890 00000017 R_ARM_RELATIVE │ │ │ │ +0034e898 00000017 R_ARM_RELATIVE │ │ │ │ +0034e8a0 00000017 R_ARM_RELATIVE │ │ │ │ +0034e8a8 00000017 R_ARM_RELATIVE │ │ │ │ +0034e8b0 00000017 R_ARM_RELATIVE │ │ │ │ +0034e8b8 00000017 R_ARM_RELATIVE │ │ │ │ +0034e8c0 00000017 R_ARM_RELATIVE │ │ │ │ +0034e8c8 00000017 R_ARM_RELATIVE │ │ │ │ +0034e8d0 00000017 R_ARM_RELATIVE │ │ │ │ +0034e8d8 00000017 R_ARM_RELATIVE │ │ │ │ +0034e8e0 00000017 R_ARM_RELATIVE │ │ │ │ +0034e8e8 00000017 R_ARM_RELATIVE │ │ │ │ +0034e8f0 00000017 R_ARM_RELATIVE │ │ │ │ +0034e8f8 00000017 R_ARM_RELATIVE │ │ │ │ +0034e900 00000017 R_ARM_RELATIVE │ │ │ │ +0034e908 00000017 R_ARM_RELATIVE │ │ │ │ +0034e910 00000017 R_ARM_RELATIVE │ │ │ │ +0034e918 00000017 R_ARM_RELATIVE │ │ │ │ +0034e920 00000017 R_ARM_RELATIVE │ │ │ │ +0034e928 00000017 R_ARM_RELATIVE │ │ │ │ +0034e938 00000017 R_ARM_RELATIVE │ │ │ │ +0034e940 00000017 R_ARM_RELATIVE │ │ │ │ +0034e948 00000017 R_ARM_RELATIVE │ │ │ │ +0034e950 00000017 R_ARM_RELATIVE │ │ │ │ +0034e958 00000017 R_ARM_RELATIVE │ │ │ │ +0034e960 00000017 R_ARM_RELATIVE │ │ │ │ +0034e968 00000017 R_ARM_RELATIVE │ │ │ │ +0034e970 00000017 R_ARM_RELATIVE │ │ │ │ +0034e978 00000017 R_ARM_RELATIVE │ │ │ │ +0034e980 00000017 R_ARM_RELATIVE │ │ │ │ +0034e988 00000017 R_ARM_RELATIVE │ │ │ │ +0034e990 00000017 R_ARM_RELATIVE │ │ │ │ +0034e998 00000017 R_ARM_RELATIVE │ │ │ │ +0034e9a0 00000017 R_ARM_RELATIVE │ │ │ │ +0034e9a8 00000017 R_ARM_RELATIVE │ │ │ │ +0034e9b0 00000017 R_ARM_RELATIVE │ │ │ │ +0034e9b8 00000017 R_ARM_RELATIVE │ │ │ │ +0034e9c0 00000017 R_ARM_RELATIVE │ │ │ │ +0034e9c8 00000017 R_ARM_RELATIVE │ │ │ │ +0034e9d0 00000017 R_ARM_RELATIVE │ │ │ │ +0034e9d8 00000017 R_ARM_RELATIVE │ │ │ │ +0034e9e0 00000017 R_ARM_RELATIVE │ │ │ │ +0034e9e8 00000017 R_ARM_RELATIVE │ │ │ │ +0034e9f0 00000017 R_ARM_RELATIVE │ │ │ │ +0034e9f8 00000017 R_ARM_RELATIVE │ │ │ │ +0034ea00 00000017 R_ARM_RELATIVE │ │ │ │ +0034ea08 00000017 R_ARM_RELATIVE │ │ │ │ +0034ea10 00000017 R_ARM_RELATIVE │ │ │ │ +0034ea18 00000017 R_ARM_RELATIVE │ │ │ │ +0034ea20 00000017 R_ARM_RELATIVE │ │ │ │ +0034ea30 00000017 R_ARM_RELATIVE │ │ │ │ +0034ea34 00000017 R_ARM_RELATIVE │ │ │ │ +0034ea40 00000017 R_ARM_RELATIVE │ │ │ │ +0034ea44 00000017 R_ARM_RELATIVE │ │ │ │ +0034ea48 00000017 R_ARM_RELATIVE │ │ │ │ +0034ea4c 00000017 R_ARM_RELATIVE │ │ │ │ +0034ea50 00000017 R_ARM_RELATIVE │ │ │ │ +0034ea54 00000017 R_ARM_RELATIVE │ │ │ │ +0034ea58 00000017 R_ARM_RELATIVE │ │ │ │ +0034ea5c 00000017 R_ARM_RELATIVE │ │ │ │ +0034ea68 00000017 R_ARM_RELATIVE │ │ │ │ +0034ea80 00000017 R_ARM_RELATIVE │ │ │ │ +0034ea84 00000017 R_ARM_RELATIVE │ │ │ │ +0034ea90 00000017 R_ARM_RELATIVE │ │ │ │ +0034eaa8 00000017 R_ARM_RELATIVE │ │ │ │ +0034eaac 00000017 R_ARM_RELATIVE │ │ │ │ +0034eab8 00000017 R_ARM_RELATIVE │ │ │ │ +0034eac0 00000017 R_ARM_RELATIVE │ │ │ │ +0034eac4 00000017 R_ARM_RELATIVE │ │ │ │ +0034eac8 00000017 R_ARM_RELATIVE │ │ │ │ +0034eacc 00000017 R_ARM_RELATIVE │ │ │ │ +0034ead0 00000017 R_ARM_RELATIVE │ │ │ │ +0034ead8 00000017 R_ARM_RELATIVE │ │ │ │ +0034eae0 00000017 R_ARM_RELATIVE │ │ │ │ +0034eae4 00000017 R_ARM_RELATIVE │ │ │ │ +0034eae8 00000017 R_ARM_RELATIVE │ │ │ │ +0034eaf0 00000017 R_ARM_RELATIVE │ │ │ │ +0034eb10 00000017 R_ARM_RELATIVE │ │ │ │ +0034eb18 00000017 R_ARM_RELATIVE │ │ │ │ +0034eb60 00000017 R_ARM_RELATIVE │ │ │ │ +0034eb64 00000017 R_ARM_RELATIVE │ │ │ │ +0034eb70 00000017 R_ARM_RELATIVE │ │ │ │ +0034eb88 00000017 R_ARM_RELATIVE │ │ │ │ +0034eb8c 00000017 R_ARM_RELATIVE │ │ │ │ +0034eb98 00000017 R_ARM_RELATIVE │ │ │ │ +0034eba0 00000017 R_ARM_RELATIVE │ │ │ │ +0034eba4 00000017 R_ARM_RELATIVE │ │ │ │ +0034ebb0 00000017 R_ARM_RELATIVE │ │ │ │ +0034ebb4 00000017 R_ARM_RELATIVE │ │ │ │ +0034ebc0 00000017 R_ARM_RELATIVE │ │ │ │ +0034ebc4 00000017 R_ARM_RELATIVE │ │ │ │ +0034ebc8 00000017 R_ARM_RELATIVE │ │ │ │ +0034ebcc 00000017 R_ARM_RELATIVE │ │ │ │ +0034ebd8 00000017 R_ARM_RELATIVE │ │ │ │ +0034ebdc 00000017 R_ARM_RELATIVE │ │ │ │ +0034ebe8 00000017 R_ARM_RELATIVE │ │ │ │ +0034ebf0 00000017 R_ARM_RELATIVE │ │ │ │ +0034ebf4 00000017 R_ARM_RELATIVE │ │ │ │ +0034ec00 00000017 R_ARM_RELATIVE │ │ │ │ +0034ec04 00000017 R_ARM_RELATIVE │ │ │ │ +0034ec10 00000017 R_ARM_RELATIVE │ │ │ │ +0034ec18 00000017 R_ARM_RELATIVE │ │ │ │ +0034ec1c 00000017 R_ARM_RELATIVE │ │ │ │ +0034ec28 00000017 R_ARM_RELATIVE │ │ │ │ +0034ec2c 00000017 R_ARM_RELATIVE │ │ │ │ +0034ec38 00000017 R_ARM_RELATIVE │ │ │ │ +0034ec50 00000017 R_ARM_RELATIVE │ │ │ │ +0034ec54 00000017 R_ARM_RELATIVE │ │ │ │ +0034ec60 00000017 R_ARM_RELATIVE │ │ │ │ +0034ec78 00000017 R_ARM_RELATIVE │ │ │ │ +0034ec7c 00000017 R_ARM_RELATIVE │ │ │ │ +0034ec88 00000017 R_ARM_RELATIVE │ │ │ │ +0034ec94 00000017 R_ARM_RELATIVE │ │ │ │ +0034eca0 00000017 R_ARM_RELATIVE │ │ │ │ +0034eca4 00000017 R_ARM_RELATIVE │ │ │ │ +0034ecb0 00000017 R_ARM_RELATIVE │ │ │ │ +0034ecbc 00000017 R_ARM_RELATIVE │ │ │ │ +0034ecc0 00000017 R_ARM_RELATIVE │ │ │ │ +0034ecc4 00000017 R_ARM_RELATIVE │ │ │ │ +0034ecc8 00000017 R_ARM_RELATIVE │ │ │ │ +0034eccc 00000017 R_ARM_RELATIVE │ │ │ │ +0034ecd8 00000017 R_ARM_RELATIVE │ │ │ │ +0034ece4 00000017 R_ARM_RELATIVE │ │ │ │ +0034ece8 00000017 R_ARM_RELATIVE │ │ │ │ +0034ecec 00000017 R_ARM_RELATIVE │ │ │ │ +0034ecf0 00000017 R_ARM_RELATIVE │ │ │ │ +0034ecf4 00000017 R_ARM_RELATIVE │ │ │ │ +0034ed00 00000017 R_ARM_RELATIVE │ │ │ │ +0034ed18 00000017 R_ARM_RELATIVE │ │ │ │ +0034ed1c 00000017 R_ARM_RELATIVE │ │ │ │ +0034ed28 00000017 R_ARM_RELATIVE │ │ │ │ +0034ed2c 00000017 R_ARM_RELATIVE │ │ │ │ +0034ed30 00000017 R_ARM_RELATIVE │ │ │ │ +0034ed34 00000017 R_ARM_RELATIVE │ │ │ │ +0034ed38 00000017 R_ARM_RELATIVE │ │ │ │ +0034ed3c 00000017 R_ARM_RELATIVE │ │ │ │ +0034ed40 00000017 R_ARM_RELATIVE │ │ │ │ +0034ed44 00000017 R_ARM_RELATIVE │ │ │ │ +0034ed50 00000017 R_ARM_RELATIVE │ │ │ │ +0034ed54 00000017 R_ARM_RELATIVE │ │ │ │ +0034ed58 00000017 R_ARM_RELATIVE │ │ │ │ +0034ed5c 00000017 R_ARM_RELATIVE │ │ │ │ +0034ed68 00000017 R_ARM_RELATIVE │ │ │ │ +0034ed6c 00000017 R_ARM_RELATIVE │ │ │ │ +0034ed78 00000017 R_ARM_RELATIVE │ │ │ │ +0034ed7c 00000017 R_ARM_RELATIVE │ │ │ │ +0034ed80 00000017 R_ARM_RELATIVE │ │ │ │ +0034ed84 00000017 R_ARM_RELATIVE │ │ │ │ +0034ed90 00000017 R_ARM_RELATIVE │ │ │ │ +0034ed94 00000017 R_ARM_RELATIVE │ │ │ │ +0034eda0 00000017 R_ARM_RELATIVE │ │ │ │ +0034eda4 00000017 R_ARM_RELATIVE │ │ │ │ +0034eda8 00000017 R_ARM_RELATIVE │ │ │ │ +0034edac 00000017 R_ARM_RELATIVE │ │ │ │ +0034edb8 00000017 R_ARM_RELATIVE │ │ │ │ +0034edbc 00000017 R_ARM_RELATIVE │ │ │ │ +0034edc8 00000017 R_ARM_RELATIVE │ │ │ │ +0034edcc 00000017 R_ARM_RELATIVE │ │ │ │ +0034edd0 00000017 R_ARM_RELATIVE │ │ │ │ +0034edd4 00000017 R_ARM_RELATIVE │ │ │ │ +0034ede0 00000017 R_ARM_RELATIVE │ │ │ │ +0034ede4 00000017 R_ARM_RELATIVE │ │ │ │ +0034edf0 00000017 R_ARM_RELATIVE │ │ │ │ +0034edf4 00000017 R_ARM_RELATIVE │ │ │ │ +0034edf8 00000017 R_ARM_RELATIVE │ │ │ │ +0034edfc 00000017 R_ARM_RELATIVE │ │ │ │ +0034ee08 00000017 R_ARM_RELATIVE │ │ │ │ +0034ee0c 00000017 R_ARM_RELATIVE │ │ │ │ +0034ee18 00000017 R_ARM_RELATIVE │ │ │ │ +0034ee1c 00000017 R_ARM_RELATIVE │ │ │ │ +0034ee20 00000017 R_ARM_RELATIVE │ │ │ │ +0034ee24 00000017 R_ARM_RELATIVE │ │ │ │ +0034ee30 00000017 R_ARM_RELATIVE │ │ │ │ +0034ee34 00000017 R_ARM_RELATIVE │ │ │ │ +0034ee38 00000017 R_ARM_RELATIVE │ │ │ │ +0034ee3c 00000017 R_ARM_RELATIVE │ │ │ │ +0034ee40 00000017 R_ARM_RELATIVE │ │ │ │ +0034ee44 00000017 R_ARM_RELATIVE │ │ │ │ +0034ee48 00000017 R_ARM_RELATIVE │ │ │ │ +0034ee4c 00000017 R_ARM_RELATIVE │ │ │ │ +0034ee50 00000017 R_ARM_RELATIVE │ │ │ │ +0034ee54 00000017 R_ARM_RELATIVE │ │ │ │ +0034ee58 00000017 R_ARM_RELATIVE │ │ │ │ +0034ee5c 00000017 R_ARM_RELATIVE │ │ │ │ +0034ee60 00000017 R_ARM_RELATIVE │ │ │ │ +0034ee64 00000017 R_ARM_RELATIVE │ │ │ │ +0034ee68 00000017 R_ARM_RELATIVE │ │ │ │ +0034ee6c 00000017 R_ARM_RELATIVE │ │ │ │ +0034ee70 00000017 R_ARM_RELATIVE │ │ │ │ +0034ee74 00000017 R_ARM_RELATIVE │ │ │ │ +0034ee78 00000017 R_ARM_RELATIVE │ │ │ │ +0034ee7c 00000017 R_ARM_RELATIVE │ │ │ │ +0034ee80 00000017 R_ARM_RELATIVE │ │ │ │ +0034ee84 00000017 R_ARM_RELATIVE │ │ │ │ +0034ee88 00000017 R_ARM_RELATIVE │ │ │ │ +0034ee8c 00000017 R_ARM_RELATIVE │ │ │ │ +0034ee90 00000017 R_ARM_RELATIVE │ │ │ │ +0034ee94 00000017 R_ARM_RELATIVE │ │ │ │ +0034ee98 00000017 R_ARM_RELATIVE │ │ │ │ +0034ee9c 00000017 R_ARM_RELATIVE │ │ │ │ +0034eea0 00000017 R_ARM_RELATIVE │ │ │ │ +0034eea4 00000017 R_ARM_RELATIVE │ │ │ │ +0034eea8 00000017 R_ARM_RELATIVE │ │ │ │ +0034eeac 00000017 R_ARM_RELATIVE │ │ │ │ +0034eeb0 00000017 R_ARM_RELATIVE │ │ │ │ +0034eeb4 00000017 R_ARM_RELATIVE │ │ │ │ +0034eeb8 00000017 R_ARM_RELATIVE │ │ │ │ +0034eebc 00000017 R_ARM_RELATIVE │ │ │ │ +0034eec0 00000017 R_ARM_RELATIVE │ │ │ │ +0034eec4 00000017 R_ARM_RELATIVE │ │ │ │ +0034eec8 00000017 R_ARM_RELATIVE │ │ │ │ +0034eecc 00000017 R_ARM_RELATIVE │ │ │ │ +0034eed0 00000017 R_ARM_RELATIVE │ │ │ │ +0034eed4 00000017 R_ARM_RELATIVE │ │ │ │ +0034eed8 00000017 R_ARM_RELATIVE │ │ │ │ +0034eedc 00000017 R_ARM_RELATIVE │ │ │ │ +0034eee0 00000017 R_ARM_RELATIVE │ │ │ │ +0034eee4 00000017 R_ARM_RELATIVE │ │ │ │ +0034ef3c 00000017 R_ARM_RELATIVE │ │ │ │ +0034ef40 00000017 R_ARM_RELATIVE │ │ │ │ +0034ef44 00000017 R_ARM_RELATIVE │ │ │ │ +0034ef48 00000017 R_ARM_RELATIVE │ │ │ │ +0034ef4c 00000017 R_ARM_RELATIVE │ │ │ │ +0034ef50 00000017 R_ARM_RELATIVE │ │ │ │ +0034ef54 00000017 R_ARM_RELATIVE │ │ │ │ +0034ef58 00000017 R_ARM_RELATIVE │ │ │ │ +0034ef5c 00000017 R_ARM_RELATIVE │ │ │ │ +0034ef60 00000017 R_ARM_RELATIVE │ │ │ │ +0034ef68 00000017 R_ARM_RELATIVE │ │ │ │ +0034ef6c 00000017 R_ARM_RELATIVE │ │ │ │ +0034ef70 00000017 R_ARM_RELATIVE │ │ │ │ +0034ef74 00000017 R_ARM_RELATIVE │ │ │ │ +0034ef78 00000017 R_ARM_RELATIVE │ │ │ │ +0034ef80 00000017 R_ARM_RELATIVE │ │ │ │ +0034ef84 00000017 R_ARM_RELATIVE │ │ │ │ +0034ef88 00000017 R_ARM_RELATIVE │ │ │ │ +0034ef8c 00000017 R_ARM_RELATIVE │ │ │ │ +0034ef90 00000017 R_ARM_RELATIVE │ │ │ │ +0034ef98 00000017 R_ARM_RELATIVE │ │ │ │ +0034ef9c 00000017 R_ARM_RELATIVE │ │ │ │ +0034efa0 00000017 R_ARM_RELATIVE │ │ │ │ +0034efa4 00000017 R_ARM_RELATIVE │ │ │ │ +0034efa8 00000017 R_ARM_RELATIVE │ │ │ │ +0034efb0 00000017 R_ARM_RELATIVE │ │ │ │ +0034efb4 00000017 R_ARM_RELATIVE │ │ │ │ +0034efb8 00000017 R_ARM_RELATIVE │ │ │ │ +0034efbc 00000017 R_ARM_RELATIVE │ │ │ │ +0034efc0 00000017 R_ARM_RELATIVE │ │ │ │ +0034efc8 00000017 R_ARM_RELATIVE │ │ │ │ +0034efcc 00000017 R_ARM_RELATIVE │ │ │ │ +0034efd0 00000017 R_ARM_RELATIVE │ │ │ │ +0034efd4 00000017 R_ARM_RELATIVE │ │ │ │ +0034efd8 00000017 R_ARM_RELATIVE │ │ │ │ +0034efe0 00000017 R_ARM_RELATIVE │ │ │ │ +0034efe4 00000017 R_ARM_RELATIVE │ │ │ │ +0034efe8 00000017 R_ARM_RELATIVE │ │ │ │ +0034efec 00000017 R_ARM_RELATIVE │ │ │ │ +0034eff0 00000017 R_ARM_RELATIVE │ │ │ │ +0034eff8 00000017 R_ARM_RELATIVE │ │ │ │ +0034effc 00000017 R_ARM_RELATIVE │ │ │ │ +0034f000 00000017 R_ARM_RELATIVE │ │ │ │ +0034f004 00000017 R_ARM_RELATIVE │ │ │ │ +0034f008 00000017 R_ARM_RELATIVE │ │ │ │ +0034f010 00000017 R_ARM_RELATIVE │ │ │ │ +0034f014 00000017 R_ARM_RELATIVE │ │ │ │ +0034f018 00000017 R_ARM_RELATIVE │ │ │ │ +0034f01c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f020 00000017 R_ARM_RELATIVE │ │ │ │ +0034f028 00000017 R_ARM_RELATIVE │ │ │ │ +0034f02c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f030 00000017 R_ARM_RELATIVE │ │ │ │ +0034f034 00000017 R_ARM_RELATIVE │ │ │ │ +0034f038 00000017 R_ARM_RELATIVE │ │ │ │ +0034f040 00000017 R_ARM_RELATIVE │ │ │ │ +0034f044 00000017 R_ARM_RELATIVE │ │ │ │ +0034f048 00000017 R_ARM_RELATIVE │ │ │ │ +0034f04c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f050 00000017 R_ARM_RELATIVE │ │ │ │ +0034f058 00000017 R_ARM_RELATIVE │ │ │ │ +0034f05c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f060 00000017 R_ARM_RELATIVE │ │ │ │ +0034f064 00000017 R_ARM_RELATIVE │ │ │ │ +0034f068 00000017 R_ARM_RELATIVE │ │ │ │ +0034f070 00000017 R_ARM_RELATIVE │ │ │ │ +0034f074 00000017 R_ARM_RELATIVE │ │ │ │ +0034f078 00000017 R_ARM_RELATIVE │ │ │ │ +0034f07c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f080 00000017 R_ARM_RELATIVE │ │ │ │ +0034f088 00000017 R_ARM_RELATIVE │ │ │ │ +0034f08c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f090 00000017 R_ARM_RELATIVE │ │ │ │ +0034f094 00000017 R_ARM_RELATIVE │ │ │ │ +0034f098 00000017 R_ARM_RELATIVE │ │ │ │ +0034f0a0 00000017 R_ARM_RELATIVE │ │ │ │ +0034f0a4 00000017 R_ARM_RELATIVE │ │ │ │ +0034f0a8 00000017 R_ARM_RELATIVE │ │ │ │ +0034f0ac 00000017 R_ARM_RELATIVE │ │ │ │ +0034f0b0 00000017 R_ARM_RELATIVE │ │ │ │ +0034f0b8 00000017 R_ARM_RELATIVE │ │ │ │ +0034f0bc 00000017 R_ARM_RELATIVE │ │ │ │ +0034f0c0 00000017 R_ARM_RELATIVE │ │ │ │ +0034f0c4 00000017 R_ARM_RELATIVE │ │ │ │ +0034f0c8 00000017 R_ARM_RELATIVE │ │ │ │ +0034f0d0 00000017 R_ARM_RELATIVE │ │ │ │ +0034f0d4 00000017 R_ARM_RELATIVE │ │ │ │ +0034f0d8 00000017 R_ARM_RELATIVE │ │ │ │ +0034f0dc 00000017 R_ARM_RELATIVE │ │ │ │ +0034f0e0 00000017 R_ARM_RELATIVE │ │ │ │ +0034f0e8 00000017 R_ARM_RELATIVE │ │ │ │ +0034f0ec 00000017 R_ARM_RELATIVE │ │ │ │ +0034f0f0 00000017 R_ARM_RELATIVE │ │ │ │ +0034f0f4 00000017 R_ARM_RELATIVE │ │ │ │ +0034f0f8 00000017 R_ARM_RELATIVE │ │ │ │ +0034f100 00000017 R_ARM_RELATIVE │ │ │ │ +0034f104 00000017 R_ARM_RELATIVE │ │ │ │ +0034f108 00000017 R_ARM_RELATIVE │ │ │ │ +0034f10c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f110 00000017 R_ARM_RELATIVE │ │ │ │ +0034f118 00000017 R_ARM_RELATIVE │ │ │ │ +0034f11c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f120 00000017 R_ARM_RELATIVE │ │ │ │ +0034f124 00000017 R_ARM_RELATIVE │ │ │ │ +0034f128 00000017 R_ARM_RELATIVE │ │ │ │ +0034f130 00000017 R_ARM_RELATIVE │ │ │ │ +0034f134 00000017 R_ARM_RELATIVE │ │ │ │ +0034f138 00000017 R_ARM_RELATIVE │ │ │ │ +0034f13c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f140 00000017 R_ARM_RELATIVE │ │ │ │ +0034f148 00000017 R_ARM_RELATIVE │ │ │ │ +0034f14c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f154 00000017 R_ARM_RELATIVE │ │ │ │ +0034f15c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f164 00000017 R_ARM_RELATIVE │ │ │ │ +0034f16c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f174 00000017 R_ARM_RELATIVE │ │ │ │ +0034f17c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f184 00000017 R_ARM_RELATIVE │ │ │ │ +0034f18c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f194 00000017 R_ARM_RELATIVE │ │ │ │ +0034f19c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f1a4 00000017 R_ARM_RELATIVE │ │ │ │ +0034f1ac 00000017 R_ARM_RELATIVE │ │ │ │ +0034f1b4 00000017 R_ARM_RELATIVE │ │ │ │ +0034f1bc 00000017 R_ARM_RELATIVE │ │ │ │ +0034f1c4 00000017 R_ARM_RELATIVE │ │ │ │ +0034f1cc 00000017 R_ARM_RELATIVE │ │ │ │ +0034f1d4 00000017 R_ARM_RELATIVE │ │ │ │ +0034f1dc 00000017 R_ARM_RELATIVE │ │ │ │ +0034f1e4 00000017 R_ARM_RELATIVE │ │ │ │ +0034f1ec 00000017 R_ARM_RELATIVE │ │ │ │ +0034f1f4 00000017 R_ARM_RELATIVE │ │ │ │ +0034f1fc 00000017 R_ARM_RELATIVE │ │ │ │ +0034f204 00000017 R_ARM_RELATIVE │ │ │ │ +0034f20c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f214 00000017 R_ARM_RELATIVE │ │ │ │ +0034f21c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f224 00000017 R_ARM_RELATIVE │ │ │ │ +0034f22c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f234 00000017 R_ARM_RELATIVE │ │ │ │ +0034f23c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f244 00000017 R_ARM_RELATIVE │ │ │ │ +0034f24c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f25c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f260 00000017 R_ARM_RELATIVE │ │ │ │ +0034f264 00000017 R_ARM_RELATIVE │ │ │ │ +0034f268 00000017 R_ARM_RELATIVE │ │ │ │ +0034f26c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f270 00000017 R_ARM_RELATIVE │ │ │ │ +0034f274 00000017 R_ARM_RELATIVE │ │ │ │ +0034f278 00000017 R_ARM_RELATIVE │ │ │ │ +0034f27c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f280 00000017 R_ARM_RELATIVE │ │ │ │ +0034f284 00000017 R_ARM_RELATIVE │ │ │ │ +0034f288 00000017 R_ARM_RELATIVE │ │ │ │ +0034f28c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f290 00000017 R_ARM_RELATIVE │ │ │ │ +0034f294 00000017 R_ARM_RELATIVE │ │ │ │ +0034f298 00000017 R_ARM_RELATIVE │ │ │ │ +0034f29c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f2a0 00000017 R_ARM_RELATIVE │ │ │ │ +0034f2a4 00000017 R_ARM_RELATIVE │ │ │ │ +0034f2a8 00000017 R_ARM_RELATIVE │ │ │ │ +0034f2ac 00000017 R_ARM_RELATIVE │ │ │ │ +0034f2b0 00000017 R_ARM_RELATIVE │ │ │ │ +0034f2b4 00000017 R_ARM_RELATIVE │ │ │ │ +0034f2b8 00000017 R_ARM_RELATIVE │ │ │ │ +0034f2bc 00000017 R_ARM_RELATIVE │ │ │ │ +0034f2c0 00000017 R_ARM_RELATIVE │ │ │ │ +0034f2c4 00000017 R_ARM_RELATIVE │ │ │ │ +0034f2c8 00000017 R_ARM_RELATIVE │ │ │ │ +0034f2cc 00000017 R_ARM_RELATIVE │ │ │ │ +0034f2d0 00000017 R_ARM_RELATIVE │ │ │ │ +0034f2d4 00000017 R_ARM_RELATIVE │ │ │ │ +0034f2d8 00000017 R_ARM_RELATIVE │ │ │ │ +0034f2dc 00000017 R_ARM_RELATIVE │ │ │ │ +0034f2e0 00000017 R_ARM_RELATIVE │ │ │ │ +0034f2e4 00000017 R_ARM_RELATIVE │ │ │ │ +0034f2e8 00000017 R_ARM_RELATIVE │ │ │ │ +0034f2ec 00000017 R_ARM_RELATIVE │ │ │ │ +0034f2f0 00000017 R_ARM_RELATIVE │ │ │ │ +0034f2f4 00000017 R_ARM_RELATIVE │ │ │ │ +0034f2f8 00000017 R_ARM_RELATIVE │ │ │ │ +0034f2fc 00000017 R_ARM_RELATIVE │ │ │ │ +0034f300 00000017 R_ARM_RELATIVE │ │ │ │ +0034f304 00000017 R_ARM_RELATIVE │ │ │ │ +0034f308 00000017 R_ARM_RELATIVE │ │ │ │ +0034f30c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f310 00000017 R_ARM_RELATIVE │ │ │ │ +0034f314 00000017 R_ARM_RELATIVE │ │ │ │ +0034f318 00000017 R_ARM_RELATIVE │ │ │ │ +0034f31c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f320 00000017 R_ARM_RELATIVE │ │ │ │ +0034f324 00000017 R_ARM_RELATIVE │ │ │ │ +0034f328 00000017 R_ARM_RELATIVE │ │ │ │ +0034f32c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f330 00000017 R_ARM_RELATIVE │ │ │ │ +0034f334 00000017 R_ARM_RELATIVE │ │ │ │ +0034f33c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f344 00000017 R_ARM_RELATIVE │ │ │ │ +0034f34c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f354 00000017 R_ARM_RELATIVE │ │ │ │ +0034f35c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f364 00000017 R_ARM_RELATIVE │ │ │ │ +0034f36c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f374 00000017 R_ARM_RELATIVE │ │ │ │ +0034f37c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f384 00000017 R_ARM_RELATIVE │ │ │ │ +0034f38c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f394 00000017 R_ARM_RELATIVE │ │ │ │ +0034f39c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f3a4 00000017 R_ARM_RELATIVE │ │ │ │ +0034f3ac 00000017 R_ARM_RELATIVE │ │ │ │ +0034f3b4 00000017 R_ARM_RELATIVE │ │ │ │ +0034f3bc 00000017 R_ARM_RELATIVE │ │ │ │ +0034f3c4 00000017 R_ARM_RELATIVE │ │ │ │ +0034f3cc 00000017 R_ARM_RELATIVE │ │ │ │ +0034f3d4 00000017 R_ARM_RELATIVE │ │ │ │ +0034f3dc 00000017 R_ARM_RELATIVE │ │ │ │ +0034f3e4 00000017 R_ARM_RELATIVE │ │ │ │ +0034f3ec 00000017 R_ARM_RELATIVE │ │ │ │ +0034f3f4 00000017 R_ARM_RELATIVE │ │ │ │ +0034f3fc 00000017 R_ARM_RELATIVE │ │ │ │ +0034f404 00000017 R_ARM_RELATIVE │ │ │ │ +0034f40c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f414 00000017 R_ARM_RELATIVE │ │ │ │ +0034f41c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f424 00000017 R_ARM_RELATIVE │ │ │ │ +0034f42c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f434 00000017 R_ARM_RELATIVE │ │ │ │ +0034f438 00000017 R_ARM_RELATIVE │ │ │ │ +0034f43c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f440 00000017 R_ARM_RELATIVE │ │ │ │ +0034f444 00000017 R_ARM_RELATIVE │ │ │ │ +0034f448 00000017 R_ARM_RELATIVE │ │ │ │ +0034f44c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f450 00000017 R_ARM_RELATIVE │ │ │ │ +0034f454 00000017 R_ARM_RELATIVE │ │ │ │ +0034f458 00000017 R_ARM_RELATIVE │ │ │ │ +0034f45c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f460 00000017 R_ARM_RELATIVE │ │ │ │ +0034f464 00000017 R_ARM_RELATIVE │ │ │ │ +0034f468 00000017 R_ARM_RELATIVE │ │ │ │ +0034f46c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f470 00000017 R_ARM_RELATIVE │ │ │ │ +0034f474 00000017 R_ARM_RELATIVE │ │ │ │ +0034f478 00000017 R_ARM_RELATIVE │ │ │ │ +0034f47c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f480 00000017 R_ARM_RELATIVE │ │ │ │ +0034f484 00000017 R_ARM_RELATIVE │ │ │ │ +0034f488 00000017 R_ARM_RELATIVE │ │ │ │ +0034f48c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f490 00000017 R_ARM_RELATIVE │ │ │ │ +0034f494 00000017 R_ARM_RELATIVE │ │ │ │ +0034f498 00000017 R_ARM_RELATIVE │ │ │ │ +0034f49c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f4a0 00000017 R_ARM_RELATIVE │ │ │ │ +0034f4a4 00000017 R_ARM_RELATIVE │ │ │ │ +0034f4a8 00000017 R_ARM_RELATIVE │ │ │ │ +0034f4ac 00000017 R_ARM_RELATIVE │ │ │ │ +0034f4b0 00000017 R_ARM_RELATIVE │ │ │ │ +0034f4b4 00000017 R_ARM_RELATIVE │ │ │ │ +0034f4b8 00000017 R_ARM_RELATIVE │ │ │ │ +0034f4bc 00000017 R_ARM_RELATIVE │ │ │ │ +0034f4c0 00000017 R_ARM_RELATIVE │ │ │ │ +0034f4c4 00000017 R_ARM_RELATIVE │ │ │ │ +0034f4c8 00000017 R_ARM_RELATIVE │ │ │ │ +0034f4cc 00000017 R_ARM_RELATIVE │ │ │ │ +0034f4d0 00000017 R_ARM_RELATIVE │ │ │ │ +0034f4d4 00000017 R_ARM_RELATIVE │ │ │ │ +0034f4d8 00000017 R_ARM_RELATIVE │ │ │ │ +0034f4dc 00000017 R_ARM_RELATIVE │ │ │ │ +0034f4e0 00000017 R_ARM_RELATIVE │ │ │ │ +0034f4e4 00000017 R_ARM_RELATIVE │ │ │ │ +0034f4e8 00000017 R_ARM_RELATIVE │ │ │ │ +0034f4ec 00000017 R_ARM_RELATIVE │ │ │ │ +0034f4f0 00000017 R_ARM_RELATIVE │ │ │ │ +0034f4f4 00000017 R_ARM_RELATIVE │ │ │ │ +0034f4f8 00000017 R_ARM_RELATIVE │ │ │ │ +0034f4fc 00000017 R_ARM_RELATIVE │ │ │ │ +0034f500 00000017 R_ARM_RELATIVE │ │ │ │ +0034f504 00000017 R_ARM_RELATIVE │ │ │ │ +0034f508 00000017 R_ARM_RELATIVE │ │ │ │ +0034f50c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f510 00000017 R_ARM_RELATIVE │ │ │ │ +0034f514 00000017 R_ARM_RELATIVE │ │ │ │ +0034f518 00000017 R_ARM_RELATIVE │ │ │ │ +0034f51c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f520 00000017 R_ARM_RELATIVE │ │ │ │ +0034f524 00000017 R_ARM_RELATIVE │ │ │ │ +0034f528 00000017 R_ARM_RELATIVE │ │ │ │ +0034f52c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f530 00000017 R_ARM_RELATIVE │ │ │ │ +0034f534 00000017 R_ARM_RELATIVE │ │ │ │ +0034f538 00000017 R_ARM_RELATIVE │ │ │ │ +0034f53c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f540 00000017 R_ARM_RELATIVE │ │ │ │ +0034f544 00000017 R_ARM_RELATIVE │ │ │ │ +0034f548 00000017 R_ARM_RELATIVE │ │ │ │ +0034f54c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f550 00000017 R_ARM_RELATIVE │ │ │ │ +0034f554 00000017 R_ARM_RELATIVE │ │ │ │ +0034f558 00000017 R_ARM_RELATIVE │ │ │ │ +0034f55c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f560 00000017 R_ARM_RELATIVE │ │ │ │ +0034f564 00000017 R_ARM_RELATIVE │ │ │ │ +0034f568 00000017 R_ARM_RELATIVE │ │ │ │ +0034f56c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f570 00000017 R_ARM_RELATIVE │ │ │ │ +0034f574 00000017 R_ARM_RELATIVE │ │ │ │ +0034f578 00000017 R_ARM_RELATIVE │ │ │ │ +0034f588 00000017 R_ARM_RELATIVE │ │ │ │ +0034f58c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f590 00000017 R_ARM_RELATIVE │ │ │ │ +0034f594 00000017 R_ARM_RELATIVE │ │ │ │ +0034f598 00000017 R_ARM_RELATIVE │ │ │ │ +0034f5a0 00000017 R_ARM_RELATIVE │ │ │ │ +0034f5a4 00000017 R_ARM_RELATIVE │ │ │ │ +0034f5a8 00000017 R_ARM_RELATIVE │ │ │ │ +0034f5ac 00000017 R_ARM_RELATIVE │ │ │ │ +0034f5b0 00000017 R_ARM_RELATIVE │ │ │ │ +0034f5b8 00000017 R_ARM_RELATIVE │ │ │ │ +0034f5bc 00000017 R_ARM_RELATIVE │ │ │ │ +0034f5c0 00000017 R_ARM_RELATIVE │ │ │ │ +0034f5c4 00000017 R_ARM_RELATIVE │ │ │ │ +0034f5c8 00000017 R_ARM_RELATIVE │ │ │ │ +0034f5cc 00000017 R_ARM_RELATIVE │ │ │ │ +0034f5d0 00000017 R_ARM_RELATIVE │ │ │ │ +0034f5d4 00000017 R_ARM_RELATIVE │ │ │ │ +0034f5d8 00000017 R_ARM_RELATIVE │ │ │ │ +0034f5e0 00000017 R_ARM_RELATIVE │ │ │ │ +0034f5e4 00000017 R_ARM_RELATIVE │ │ │ │ +0034f5e8 00000017 R_ARM_RELATIVE │ │ │ │ +0034f5ec 00000017 R_ARM_RELATIVE │ │ │ │ +0034f5f0 00000017 R_ARM_RELATIVE │ │ │ │ +0034f5f8 00000017 R_ARM_RELATIVE │ │ │ │ +0034f5fc 00000017 R_ARM_RELATIVE │ │ │ │ +0034f600 00000017 R_ARM_RELATIVE │ │ │ │ +0034f604 00000017 R_ARM_RELATIVE │ │ │ │ +0034f608 00000017 R_ARM_RELATIVE │ │ │ │ +0034f60c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f610 00000017 R_ARM_RELATIVE │ │ │ │ +0034f618 00000017 R_ARM_RELATIVE │ │ │ │ +0034f61c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f620 00000017 R_ARM_RELATIVE │ │ │ │ +0034f624 00000017 R_ARM_RELATIVE │ │ │ │ +0034f628 00000017 R_ARM_RELATIVE │ │ │ │ +0034f62c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f630 00000017 R_ARM_RELATIVE │ │ │ │ +0034f638 00000017 R_ARM_RELATIVE │ │ │ │ +0034f63c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f640 00000017 R_ARM_RELATIVE │ │ │ │ +0034f644 00000017 R_ARM_RELATIVE │ │ │ │ +0034f648 00000017 R_ARM_RELATIVE │ │ │ │ +0034f650 00000017 R_ARM_RELATIVE │ │ │ │ +0034f654 00000017 R_ARM_RELATIVE │ │ │ │ +0034f658 00000017 R_ARM_RELATIVE │ │ │ │ +0034f65c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f660 00000017 R_ARM_RELATIVE │ │ │ │ +0034f664 00000017 R_ARM_RELATIVE │ │ │ │ +0034f668 00000017 R_ARM_RELATIVE │ │ │ │ +0034f670 00000017 R_ARM_RELATIVE │ │ │ │ +0034f674 00000017 R_ARM_RELATIVE │ │ │ │ +0034f678 00000017 R_ARM_RELATIVE │ │ │ │ +0034f67c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f680 00000017 R_ARM_RELATIVE │ │ │ │ +0034f684 00000017 R_ARM_RELATIVE │ │ │ │ +0034f688 00000017 R_ARM_RELATIVE │ │ │ │ +0034f690 00000017 R_ARM_RELATIVE │ │ │ │ +0034f694 00000017 R_ARM_RELATIVE │ │ │ │ +0034f69c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f6a0 00000017 R_ARM_RELATIVE │ │ │ │ +0034f6b4 00000017 R_ARM_RELATIVE │ │ │ │ +0034f6b8 00000017 R_ARM_RELATIVE │ │ │ │ +0034f6bc 00000017 R_ARM_RELATIVE │ │ │ │ +0034f6c0 00000017 R_ARM_RELATIVE │ │ │ │ +0034f6c4 00000017 R_ARM_RELATIVE │ │ │ │ +0034f6cc 00000017 R_ARM_RELATIVE │ │ │ │ +0034f6d0 00000017 R_ARM_RELATIVE │ │ │ │ +0034f6d4 00000017 R_ARM_RELATIVE │ │ │ │ +0034f6d8 00000017 R_ARM_RELATIVE │ │ │ │ +0034f6dc 00000017 R_ARM_RELATIVE │ │ │ │ +0034f6e4 00000017 R_ARM_RELATIVE │ │ │ │ +0034f6e8 00000017 R_ARM_RELATIVE │ │ │ │ +0034f6ec 00000017 R_ARM_RELATIVE │ │ │ │ +0034f6f0 00000017 R_ARM_RELATIVE │ │ │ │ +0034f6f4 00000017 R_ARM_RELATIVE │ │ │ │ +0034f6fc 00000017 R_ARM_RELATIVE │ │ │ │ +0034f700 00000017 R_ARM_RELATIVE │ │ │ │ +0034f704 00000017 R_ARM_RELATIVE │ │ │ │ +0034f708 00000017 R_ARM_RELATIVE │ │ │ │ +0034f70c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f714 00000017 R_ARM_RELATIVE │ │ │ │ +0034f718 00000017 R_ARM_RELATIVE │ │ │ │ +0034f71c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f720 00000017 R_ARM_RELATIVE │ │ │ │ +0034f724 00000017 R_ARM_RELATIVE │ │ │ │ +0034f72c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f730 00000017 R_ARM_RELATIVE │ │ │ │ +0034f734 00000017 R_ARM_RELATIVE │ │ │ │ +0034f738 00000017 R_ARM_RELATIVE │ │ │ │ +0034f73c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f744 00000017 R_ARM_RELATIVE │ │ │ │ +0034f748 00000017 R_ARM_RELATIVE │ │ │ │ +0034f74c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f750 00000017 R_ARM_RELATIVE │ │ │ │ +0034f754 00000017 R_ARM_RELATIVE │ │ │ │ +0034f758 00000017 R_ARM_RELATIVE │ │ │ │ +0034f75c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f764 00000017 R_ARM_RELATIVE │ │ │ │ +0034f768 00000017 R_ARM_RELATIVE │ │ │ │ +0034f76c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f770 00000017 R_ARM_RELATIVE │ │ │ │ +0034f774 00000017 R_ARM_RELATIVE │ │ │ │ +0034f778 00000017 R_ARM_RELATIVE │ │ │ │ +0034f77c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f784 00000017 R_ARM_RELATIVE │ │ │ │ +0034f788 00000017 R_ARM_RELATIVE │ │ │ │ +0034f78c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f790 00000017 R_ARM_RELATIVE │ │ │ │ +0034f794 00000017 R_ARM_RELATIVE │ │ │ │ +0034f798 00000017 R_ARM_RELATIVE │ │ │ │ +0034f79c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f7a4 00000017 R_ARM_RELATIVE │ │ │ │ +0034f7a8 00000017 R_ARM_RELATIVE │ │ │ │ +0034f7ac 00000017 R_ARM_RELATIVE │ │ │ │ +0034f7b0 00000017 R_ARM_RELATIVE │ │ │ │ +0034f7b4 00000017 R_ARM_RELATIVE │ │ │ │ +0034f7b8 00000017 R_ARM_RELATIVE │ │ │ │ +0034f7bc 00000017 R_ARM_RELATIVE │ │ │ │ +0034f7c4 00000017 R_ARM_RELATIVE │ │ │ │ +0034f7c8 00000017 R_ARM_RELATIVE │ │ │ │ +0034f7cc 00000017 R_ARM_RELATIVE │ │ │ │ +0034f7d0 00000017 R_ARM_RELATIVE │ │ │ │ +0034f7d4 00000017 R_ARM_RELATIVE │ │ │ │ +0034f7dc 00000017 R_ARM_RELATIVE │ │ │ │ +0034f7e0 00000017 R_ARM_RELATIVE │ │ │ │ +0034f7e4 00000017 R_ARM_RELATIVE │ │ │ │ +0034f7e8 00000017 R_ARM_RELATIVE │ │ │ │ +0034f7ec 00000017 R_ARM_RELATIVE │ │ │ │ +0034f7f4 00000017 R_ARM_RELATIVE │ │ │ │ +0034f7f8 00000017 R_ARM_RELATIVE │ │ │ │ +0034f7fc 00000017 R_ARM_RELATIVE │ │ │ │ +0034f800 00000017 R_ARM_RELATIVE │ │ │ │ +0034f804 00000017 R_ARM_RELATIVE │ │ │ │ +0034f80c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f810 00000017 R_ARM_RELATIVE │ │ │ │ +0034f814 00000017 R_ARM_RELATIVE │ │ │ │ +0034f818 00000017 R_ARM_RELATIVE │ │ │ │ +0034f81c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f824 00000017 R_ARM_RELATIVE │ │ │ │ +0034f828 00000017 R_ARM_RELATIVE │ │ │ │ +0034f82c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f830 00000017 R_ARM_RELATIVE │ │ │ │ +0034f834 00000017 R_ARM_RELATIVE │ │ │ │ +0034f838 00000017 R_ARM_RELATIVE │ │ │ │ +0034f83c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f844 00000017 R_ARM_RELATIVE │ │ │ │ +0034f848 00000017 R_ARM_RELATIVE │ │ │ │ +0034f84c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f850 00000017 R_ARM_RELATIVE │ │ │ │ +0034f854 00000017 R_ARM_RELATIVE │ │ │ │ +0034f858 00000017 R_ARM_RELATIVE │ │ │ │ +0034f85c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f864 00000017 R_ARM_RELATIVE │ │ │ │ +0034f868 00000017 R_ARM_RELATIVE │ │ │ │ +0034f86c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f870 00000017 R_ARM_RELATIVE │ │ │ │ +0034f874 00000017 R_ARM_RELATIVE │ │ │ │ +0034f87c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f880 00000017 R_ARM_RELATIVE │ │ │ │ +0034f884 00000017 R_ARM_RELATIVE │ │ │ │ +0034f888 00000017 R_ARM_RELATIVE │ │ │ │ +0034f88c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f894 00000017 R_ARM_RELATIVE │ │ │ │ +0034f898 00000017 R_ARM_RELATIVE │ │ │ │ +0034f89c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f8a0 00000017 R_ARM_RELATIVE │ │ │ │ +0034f8a4 00000017 R_ARM_RELATIVE │ │ │ │ +0034f8ac 00000017 R_ARM_RELATIVE │ │ │ │ +0034f8b0 00000017 R_ARM_RELATIVE │ │ │ │ +0034f8b4 00000017 R_ARM_RELATIVE │ │ │ │ +0034f8b8 00000017 R_ARM_RELATIVE │ │ │ │ +0034f8bc 00000017 R_ARM_RELATIVE │ │ │ │ +0034f8c4 00000017 R_ARM_RELATIVE │ │ │ │ +0034f8c8 00000017 R_ARM_RELATIVE │ │ │ │ +0034f8cc 00000017 R_ARM_RELATIVE │ │ │ │ +0034f8d0 00000017 R_ARM_RELATIVE │ │ │ │ +0034f8d4 00000017 R_ARM_RELATIVE │ │ │ │ +0034f8d8 00000017 R_ARM_RELATIVE │ │ │ │ +0034f8dc 00000017 R_ARM_RELATIVE │ │ │ │ +0034f8e4 00000017 R_ARM_RELATIVE │ │ │ │ +0034f8e8 00000017 R_ARM_RELATIVE │ │ │ │ +0034f8ec 00000017 R_ARM_RELATIVE │ │ │ │ +0034f8f0 00000017 R_ARM_RELATIVE │ │ │ │ +0034f8f4 00000017 R_ARM_RELATIVE │ │ │ │ +0034f8f8 00000017 R_ARM_RELATIVE │ │ │ │ +0034f8fc 00000017 R_ARM_RELATIVE │ │ │ │ +0034f904 00000017 R_ARM_RELATIVE │ │ │ │ +0034f908 00000017 R_ARM_RELATIVE │ │ │ │ +0034f90c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f910 00000017 R_ARM_RELATIVE │ │ │ │ +0034f914 00000017 R_ARM_RELATIVE │ │ │ │ +0034f91c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f920 00000017 R_ARM_RELATIVE │ │ │ │ +0034f924 00000017 R_ARM_RELATIVE │ │ │ │ +0034f928 00000017 R_ARM_RELATIVE │ │ │ │ +0034f92c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f934 00000017 R_ARM_RELATIVE │ │ │ │ +0034f938 00000017 R_ARM_RELATIVE │ │ │ │ +0034f93c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f940 00000017 R_ARM_RELATIVE │ │ │ │ +0034f944 00000017 R_ARM_RELATIVE │ │ │ │ +0034f94c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f950 00000017 R_ARM_RELATIVE │ │ │ │ +0034f954 00000017 R_ARM_RELATIVE │ │ │ │ +0034f958 00000017 R_ARM_RELATIVE │ │ │ │ +0034f95c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f964 00000017 R_ARM_RELATIVE │ │ │ │ +0034f968 00000017 R_ARM_RELATIVE │ │ │ │ +0034f96c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f970 00000017 R_ARM_RELATIVE │ │ │ │ +0034f974 00000017 R_ARM_RELATIVE │ │ │ │ +0034f978 00000017 R_ARM_RELATIVE │ │ │ │ +0034f97c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f984 00000017 R_ARM_RELATIVE │ │ │ │ +0034f988 00000017 R_ARM_RELATIVE │ │ │ │ +0034f98c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f990 00000017 R_ARM_RELATIVE │ │ │ │ +0034f994 00000017 R_ARM_RELATIVE │ │ │ │ +0034f998 00000017 R_ARM_RELATIVE │ │ │ │ +0034f99c 00000017 R_ARM_RELATIVE │ │ │ │ +0034f9a4 00000017 R_ARM_RELATIVE │ │ │ │ +0034f9a8 00000017 R_ARM_RELATIVE │ │ │ │ +0034f9ac 00000017 R_ARM_RELATIVE │ │ │ │ +0034f9b0 00000017 R_ARM_RELATIVE │ │ │ │ +0034f9b4 00000017 R_ARM_RELATIVE │ │ │ │ +0034f9bc 00000017 R_ARM_RELATIVE │ │ │ │ +0034f9c0 00000017 R_ARM_RELATIVE │ │ │ │ +0034f9c4 00000017 R_ARM_RELATIVE │ │ │ │ +0034f9c8 00000017 R_ARM_RELATIVE │ │ │ │ +0034f9cc 00000017 R_ARM_RELATIVE │ │ │ │ +0034f9d4 00000017 R_ARM_RELATIVE │ │ │ │ +0034f9d8 00000017 R_ARM_RELATIVE │ │ │ │ +0034f9dc 00000017 R_ARM_RELATIVE │ │ │ │ +0034f9e0 00000017 R_ARM_RELATIVE │ │ │ │ +0034f9e4 00000017 R_ARM_RELATIVE │ │ │ │ +0034f9ec 00000017 R_ARM_RELATIVE │ │ │ │ +0034f9f0 00000017 R_ARM_RELATIVE │ │ │ │ +0034f9f4 00000017 R_ARM_RELATIVE │ │ │ │ +0034f9f8 00000017 R_ARM_RELATIVE │ │ │ │ +0034f9fc 00000017 R_ARM_RELATIVE │ │ │ │ +0034fa04 00000017 R_ARM_RELATIVE │ │ │ │ +0034fa08 00000017 R_ARM_RELATIVE │ │ │ │ +0034fa0c 00000017 R_ARM_RELATIVE │ │ │ │ +0034fa10 00000017 R_ARM_RELATIVE │ │ │ │ +0034fa14 00000017 R_ARM_RELATIVE │ │ │ │ +0034fa1c 00000017 R_ARM_RELATIVE │ │ │ │ +0034fa20 00000017 R_ARM_RELATIVE │ │ │ │ +0034fa24 00000017 R_ARM_RELATIVE │ │ │ │ +0034fa28 00000017 R_ARM_RELATIVE │ │ │ │ +0034fa2c 00000017 R_ARM_RELATIVE │ │ │ │ +0034fa34 00000017 R_ARM_RELATIVE │ │ │ │ +0034fa38 00000017 R_ARM_RELATIVE │ │ │ │ +0034fa3c 00000017 R_ARM_RELATIVE │ │ │ │ +0034fa40 00000017 R_ARM_RELATIVE │ │ │ │ +0034fa44 00000017 R_ARM_RELATIVE │ │ │ │ +0034fa4c 00000017 R_ARM_RELATIVE │ │ │ │ +0034fa50 00000017 R_ARM_RELATIVE │ │ │ │ +0034fa54 00000017 R_ARM_RELATIVE │ │ │ │ +0034fa58 00000017 R_ARM_RELATIVE │ │ │ │ +0034fa5c 00000017 R_ARM_RELATIVE │ │ │ │ +0034fa64 00000017 R_ARM_RELATIVE │ │ │ │ +0034fa68 00000017 R_ARM_RELATIVE │ │ │ │ +0034fa6c 00000017 R_ARM_RELATIVE │ │ │ │ +0034fa70 00000017 R_ARM_RELATIVE │ │ │ │ +0034fa74 00000017 R_ARM_RELATIVE │ │ │ │ +0034fa7c 00000017 R_ARM_RELATIVE │ │ │ │ +0034fa80 00000017 R_ARM_RELATIVE │ │ │ │ +0034fa84 00000017 R_ARM_RELATIVE │ │ │ │ +0034fa88 00000017 R_ARM_RELATIVE │ │ │ │ +0034fa8c 00000017 R_ARM_RELATIVE │ │ │ │ +0034fa94 00000017 R_ARM_RELATIVE │ │ │ │ +0034fa98 00000017 R_ARM_RELATIVE │ │ │ │ +0034fa9c 00000017 R_ARM_RELATIVE │ │ │ │ +0034faa0 00000017 R_ARM_RELATIVE │ │ │ │ +0034faa4 00000017 R_ARM_RELATIVE │ │ │ │ +0034faac 00000017 R_ARM_RELATIVE │ │ │ │ +0034fab0 00000017 R_ARM_RELATIVE │ │ │ │ +0034fab4 00000017 R_ARM_RELATIVE │ │ │ │ +0034fab8 00000017 R_ARM_RELATIVE │ │ │ │ +0034fabc 00000017 R_ARM_RELATIVE │ │ │ │ +0034fac0 00000017 R_ARM_RELATIVE │ │ │ │ +0034fac4 00000017 R_ARM_RELATIVE │ │ │ │ +0034fac8 00000017 R_ARM_RELATIVE │ │ │ │ +0034facc 00000017 R_ARM_RELATIVE │ │ │ │ +0034fad4 00000017 R_ARM_RELATIVE │ │ │ │ +0034fadc 00000017 R_ARM_RELATIVE │ │ │ │ +0034fae0 00000017 R_ARM_RELATIVE │ │ │ │ +0034fae4 00000017 R_ARM_RELATIVE │ │ │ │ +0034faf0 00000017 R_ARM_RELATIVE │ │ │ │ +0034faf4 00000017 R_ARM_RELATIVE │ │ │ │ +0034fb00 00000017 R_ARM_RELATIVE │ │ │ │ +0034fb0c 00000017 R_ARM_RELATIVE │ │ │ │ +0034fb18 00000017 R_ARM_RELATIVE │ │ │ │ +0034fb24 00000017 R_ARM_RELATIVE │ │ │ │ +0034fb30 00000017 R_ARM_RELATIVE │ │ │ │ +0034fb48 00000017 R_ARM_RELATIVE │ │ │ │ +0034fb4c 00000017 R_ARM_RELATIVE │ │ │ │ +0034fb50 00000017 R_ARM_RELATIVE │ │ │ │ +0034fb54 00000017 R_ARM_RELATIVE │ │ │ │ +0034fb58 00000017 R_ARM_RELATIVE │ │ │ │ +0034fb60 00000017 R_ARM_RELATIVE │ │ │ │ +0034fb64 00000017 R_ARM_RELATIVE │ │ │ │ +0034fb68 00000017 R_ARM_RELATIVE │ │ │ │ +0034fb6c 00000017 R_ARM_RELATIVE │ │ │ │ +0034fb70 00000017 R_ARM_RELATIVE │ │ │ │ +0034fb78 00000017 R_ARM_RELATIVE │ │ │ │ +0034fb7c 00000017 R_ARM_RELATIVE │ │ │ │ +0034fb80 00000017 R_ARM_RELATIVE │ │ │ │ +0034fb84 00000017 R_ARM_RELATIVE │ │ │ │ +0034fb88 00000017 R_ARM_RELATIVE │ │ │ │ +0034fb8c 00000017 R_ARM_RELATIVE │ │ │ │ +0034fb90 00000017 R_ARM_RELATIVE │ │ │ │ +0034fb94 00000017 R_ARM_RELATIVE │ │ │ │ +0034fb98 00000017 R_ARM_RELATIVE │ │ │ │ +0034fba0 00000017 R_ARM_RELATIVE │ │ │ │ +0034fba4 00000017 R_ARM_RELATIVE │ │ │ │ +0034fba8 00000017 R_ARM_RELATIVE │ │ │ │ +0034fbb0 00000017 R_ARM_RELATIVE │ │ │ │ +0034fbb8 00000017 R_ARM_RELATIVE │ │ │ │ +0034fbbc 00000017 R_ARM_RELATIVE │ │ │ │ +0034fbc0 00000017 R_ARM_RELATIVE │ │ │ │ +0034fbcc 00000017 R_ARM_RELATIVE │ │ │ │ +0034fbd0 00000017 R_ARM_RELATIVE │ │ │ │ +0034fbdc 00000017 R_ARM_RELATIVE │ │ │ │ +0034fbe0 00000017 R_ARM_RELATIVE │ │ │ │ +0034fbe8 00000017 R_ARM_RELATIVE │ │ │ │ +0034fbf0 00000017 R_ARM_RELATIVE │ │ │ │ +0034fbf8 00000017 R_ARM_RELATIVE │ │ │ │ +0034fc00 00000017 R_ARM_RELATIVE │ │ │ │ +0034fc08 00000017 R_ARM_RELATIVE │ │ │ │ +0034fc10 00000017 R_ARM_RELATIVE │ │ │ │ +0034fc18 00000017 R_ARM_RELATIVE │ │ │ │ +0034fc20 00000017 R_ARM_RELATIVE │ │ │ │ +0034fc28 00000017 R_ARM_RELATIVE │ │ │ │ +0034fc30 00000017 R_ARM_RELATIVE │ │ │ │ +0034fc38 00000017 R_ARM_RELATIVE │ │ │ │ +0034fc40 00000017 R_ARM_RELATIVE │ │ │ │ +0034fc48 00000017 R_ARM_RELATIVE │ │ │ │ +0034fc50 00000017 R_ARM_RELATIVE │ │ │ │ +0034fc58 00000017 R_ARM_RELATIVE │ │ │ │ +0034fc60 00000017 R_ARM_RELATIVE │ │ │ │ +0034fc68 00000017 R_ARM_RELATIVE │ │ │ │ +0034fc70 00000017 R_ARM_RELATIVE │ │ │ │ +0034fc78 00000017 R_ARM_RELATIVE │ │ │ │ +0034fc80 00000017 R_ARM_RELATIVE │ │ │ │ +0034fc88 00000017 R_ARM_RELATIVE │ │ │ │ +0034fc90 00000017 R_ARM_RELATIVE │ │ │ │ +0034fc98 00000017 R_ARM_RELATIVE │ │ │ │ +0034fca0 00000017 R_ARM_RELATIVE │ │ │ │ +0034fca8 00000017 R_ARM_RELATIVE │ │ │ │ +0034fcb0 00000017 R_ARM_RELATIVE │ │ │ │ +0034fcb8 00000017 R_ARM_RELATIVE │ │ │ │ +0034fcc0 00000017 R_ARM_RELATIVE │ │ │ │ +0034fcc8 00000017 R_ARM_RELATIVE │ │ │ │ +0034fcd0 00000017 R_ARM_RELATIVE │ │ │ │ +0034fcd8 00000017 R_ARM_RELATIVE │ │ │ │ +0034fce0 00000017 R_ARM_RELATIVE │ │ │ │ +0034fce8 00000017 R_ARM_RELATIVE │ │ │ │ +0034fcf0 00000017 R_ARM_RELATIVE │ │ │ │ +0034fcf8 00000017 R_ARM_RELATIVE │ │ │ │ +0034fd00 00000017 R_ARM_RELATIVE │ │ │ │ +0034fd08 00000017 R_ARM_RELATIVE │ │ │ │ +0034fd10 00000017 R_ARM_RELATIVE │ │ │ │ +0034fd18 00000017 R_ARM_RELATIVE │ │ │ │ +0034fd20 00000017 R_ARM_RELATIVE │ │ │ │ +0034fd28 00000017 R_ARM_RELATIVE │ │ │ │ +0034fd30 00000017 R_ARM_RELATIVE │ │ │ │ +0034fd38 00000017 R_ARM_RELATIVE │ │ │ │ +0034fd40 00000017 R_ARM_RELATIVE │ │ │ │ +0034fd48 00000017 R_ARM_RELATIVE │ │ │ │ +0034fd50 00000017 R_ARM_RELATIVE │ │ │ │ +0034fd58 00000017 R_ARM_RELATIVE │ │ │ │ +0034fd68 00000017 R_ARM_RELATIVE │ │ │ │ +0034fd6c 00000017 R_ARM_RELATIVE │ │ │ │ +0034fd70 00000017 R_ARM_RELATIVE │ │ │ │ +0034fd74 00000017 R_ARM_RELATIVE │ │ │ │ +0034fd78 00000017 R_ARM_RELATIVE │ │ │ │ +0034fd80 00000017 R_ARM_RELATIVE │ │ │ │ +0034fd84 00000017 R_ARM_RELATIVE │ │ │ │ +0034fd88 00000017 R_ARM_RELATIVE │ │ │ │ +0034fd8c 00000017 R_ARM_RELATIVE │ │ │ │ +0034fd90 00000017 R_ARM_RELATIVE │ │ │ │ +0034fd98 00000017 R_ARM_RELATIVE │ │ │ │ +0034fd9c 00000017 R_ARM_RELATIVE │ │ │ │ +0034fda0 00000017 R_ARM_RELATIVE │ │ │ │ +0034fda4 00000017 R_ARM_RELATIVE │ │ │ │ +0034fda8 00000017 R_ARM_RELATIVE │ │ │ │ +0034fdb0 00000017 R_ARM_RELATIVE │ │ │ │ +0034fdb4 00000017 R_ARM_RELATIVE │ │ │ │ +0034fdb8 00000017 R_ARM_RELATIVE │ │ │ │ +0034fdbc 00000017 R_ARM_RELATIVE │ │ │ │ +0034fdc0 00000017 R_ARM_RELATIVE │ │ │ │ +0034fdc8 00000017 R_ARM_RELATIVE │ │ │ │ +0034fdcc 00000017 R_ARM_RELATIVE │ │ │ │ +0034fdd0 00000017 R_ARM_RELATIVE │ │ │ │ +0034fdd4 00000017 R_ARM_RELATIVE │ │ │ │ +0034fdd8 00000017 R_ARM_RELATIVE │ │ │ │ +0034fde0 00000017 R_ARM_RELATIVE │ │ │ │ +0034fde4 00000017 R_ARM_RELATIVE │ │ │ │ +0034fde8 00000017 R_ARM_RELATIVE │ │ │ │ +0034fdec 00000017 R_ARM_RELATIVE │ │ │ │ +0034fdf0 00000017 R_ARM_RELATIVE │ │ │ │ +0034fdf8 00000017 R_ARM_RELATIVE │ │ │ │ +0034fdfc 00000017 R_ARM_RELATIVE │ │ │ │ +0034fe00 00000017 R_ARM_RELATIVE │ │ │ │ +0034fe04 00000017 R_ARM_RELATIVE │ │ │ │ +0034fe08 00000017 R_ARM_RELATIVE │ │ │ │ +0034fe10 00000017 R_ARM_RELATIVE │ │ │ │ +0034fe14 00000017 R_ARM_RELATIVE │ │ │ │ +0034fe18 00000017 R_ARM_RELATIVE │ │ │ │ +0034fe1c 00000017 R_ARM_RELATIVE │ │ │ │ +0034fe20 00000017 R_ARM_RELATIVE │ │ │ │ +0034fe28 00000017 R_ARM_RELATIVE │ │ │ │ +0034fe2c 00000017 R_ARM_RELATIVE │ │ │ │ +0034fe30 00000017 R_ARM_RELATIVE │ │ │ │ +0034fe34 00000017 R_ARM_RELATIVE │ │ │ │ +0034fe38 00000017 R_ARM_RELATIVE │ │ │ │ +0034fe40 00000017 R_ARM_RELATIVE │ │ │ │ +0034fe44 00000017 R_ARM_RELATIVE │ │ │ │ +0034fe48 00000017 R_ARM_RELATIVE │ │ │ │ +0034fe4c 00000017 R_ARM_RELATIVE │ │ │ │ +0034fe50 00000017 R_ARM_RELATIVE │ │ │ │ +0034fe58 00000017 R_ARM_RELATIVE │ │ │ │ +0034fe5c 00000017 R_ARM_RELATIVE │ │ │ │ +0034fe60 00000017 R_ARM_RELATIVE │ │ │ │ +0034fe64 00000017 R_ARM_RELATIVE │ │ │ │ +0034fe68 00000017 R_ARM_RELATIVE │ │ │ │ +0034fe70 00000017 R_ARM_RELATIVE │ │ │ │ +0034fe74 00000017 R_ARM_RELATIVE │ │ │ │ +0034fe78 00000017 R_ARM_RELATIVE │ │ │ │ +0034fe7c 00000017 R_ARM_RELATIVE │ │ │ │ +0034fe80 00000017 R_ARM_RELATIVE │ │ │ │ +0034fe88 00000017 R_ARM_RELATIVE │ │ │ │ +0034fe8c 00000017 R_ARM_RELATIVE │ │ │ │ +0034fe90 00000017 R_ARM_RELATIVE │ │ │ │ +0034fe94 00000017 R_ARM_RELATIVE │ │ │ │ +0034fe98 00000017 R_ARM_RELATIVE │ │ │ │ +0034fea4 00000017 R_ARM_RELATIVE │ │ │ │ +0034fea8 00000017 R_ARM_RELATIVE │ │ │ │ +0034feac 00000017 R_ARM_RELATIVE │ │ │ │ +0034feb0 00000017 R_ARM_RELATIVE │ │ │ │ +0034feb4 00000017 R_ARM_RELATIVE │ │ │ │ +0034febc 00000017 R_ARM_RELATIVE │ │ │ │ +0034fec0 00000017 R_ARM_RELATIVE │ │ │ │ +0034fec4 00000017 R_ARM_RELATIVE │ │ │ │ +0034fec8 00000017 R_ARM_RELATIVE │ │ │ │ +0034fecc 00000017 R_ARM_RELATIVE │ │ │ │ +0034fed0 00000017 R_ARM_RELATIVE │ │ │ │ +0034fed4 00000017 R_ARM_RELATIVE │ │ │ │ +0034fed8 00000017 R_ARM_RELATIVE │ │ │ │ +0034fedc 00000017 R_ARM_RELATIVE │ │ │ │ +0034fee0 00000017 R_ARM_RELATIVE │ │ │ │ +0034fee4 00000017 R_ARM_RELATIVE │ │ │ │ +0034fee8 00000017 R_ARM_RELATIVE │ │ │ │ +0034feec 00000017 R_ARM_RELATIVE │ │ │ │ +0034fef0 00000017 R_ARM_RELATIVE │ │ │ │ +0034fef4 00000017 R_ARM_RELATIVE │ │ │ │ +0034fef8 00000017 R_ARM_RELATIVE │ │ │ │ +0034fefc 00000017 R_ARM_RELATIVE │ │ │ │ +0034ff00 00000017 R_ARM_RELATIVE │ │ │ │ +0034ff04 00000017 R_ARM_RELATIVE │ │ │ │ +0034ff08 00000017 R_ARM_RELATIVE │ │ │ │ +0034ff0c 00000017 R_ARM_RELATIVE │ │ │ │ +0034ff10 00000017 R_ARM_RELATIVE │ │ │ │ +0034ff14 00000017 R_ARM_RELATIVE │ │ │ │ +0034ff18 00000017 R_ARM_RELATIVE │ │ │ │ +0034ff1c 00000017 R_ARM_RELATIVE │ │ │ │ +0034ff20 00000017 R_ARM_RELATIVE │ │ │ │ +0034ff24 00000017 R_ARM_RELATIVE │ │ │ │ +0034ff28 00000017 R_ARM_RELATIVE │ │ │ │ +0034ff2c 00000017 R_ARM_RELATIVE │ │ │ │ +0034ff30 00000017 R_ARM_RELATIVE │ │ │ │ +0034ff34 00000017 R_ARM_RELATIVE │ │ │ │ +0034ff38 00000017 R_ARM_RELATIVE │ │ │ │ +0034ff3c 00000017 R_ARM_RELATIVE │ │ │ │ +0034ff40 00000017 R_ARM_RELATIVE │ │ │ │ +0034ff44 00000017 R_ARM_RELATIVE │ │ │ │ +0034ff48 00000017 R_ARM_RELATIVE │ │ │ │ +0034ff4c 00000017 R_ARM_RELATIVE │ │ │ │ +0034ff50 00000017 R_ARM_RELATIVE │ │ │ │ +0034ff54 00000017 R_ARM_RELATIVE │ │ │ │ +0034ff58 00000017 R_ARM_RELATIVE │ │ │ │ +0034ff5c 00000017 R_ARM_RELATIVE │ │ │ │ +0034ff60 00000017 R_ARM_RELATIVE │ │ │ │ +0034ff64 00000017 R_ARM_RELATIVE │ │ │ │ +0034ff68 00000017 R_ARM_RELATIVE │ │ │ │ +0034ff6c 00000017 R_ARM_RELATIVE │ │ │ │ +0034ff70 00000017 R_ARM_RELATIVE │ │ │ │ +0034ff74 00000017 R_ARM_RELATIVE │ │ │ │ +0034ff78 00000017 R_ARM_RELATIVE │ │ │ │ +0034ff7c 00000017 R_ARM_RELATIVE │ │ │ │ +0034ff80 00000017 R_ARM_RELATIVE │ │ │ │ +0034ff84 00000017 R_ARM_RELATIVE │ │ │ │ +0034ff88 00000017 R_ARM_RELATIVE │ │ │ │ +0034ff8c 00000017 R_ARM_RELATIVE │ │ │ │ +0034ff90 00000017 R_ARM_RELATIVE │ │ │ │ +0034ff94 00000017 R_ARM_RELATIVE │ │ │ │ +0034ff98 00000017 R_ARM_RELATIVE │ │ │ │ +0034ff9c 00000017 R_ARM_RELATIVE │ │ │ │ +0034ffa0 00000017 R_ARM_RELATIVE │ │ │ │ +0034ffa4 00000017 R_ARM_RELATIVE │ │ │ │ +0034ffa8 00000017 R_ARM_RELATIVE │ │ │ │ +0034ffac 00000017 R_ARM_RELATIVE │ │ │ │ +0034ffb0 00000017 R_ARM_RELATIVE │ │ │ │ +0034ffb4 00000017 R_ARM_RELATIVE │ │ │ │ +0034ffb8 00000017 R_ARM_RELATIVE │ │ │ │ +0034ffbc 00000017 R_ARM_RELATIVE │ │ │ │ +0034ffc0 00000017 R_ARM_RELATIVE │ │ │ │ +0034ffc4 00000017 R_ARM_RELATIVE │ │ │ │ +0034ffc8 00000017 R_ARM_RELATIVE │ │ │ │ +0034ffcc 00000017 R_ARM_RELATIVE │ │ │ │ +0034ffd0 00000017 R_ARM_RELATIVE │ │ │ │ +0034ffd4 00000017 R_ARM_RELATIVE │ │ │ │ +0034ffd8 00000017 R_ARM_RELATIVE │ │ │ │ +0034ffdc 00000017 R_ARM_RELATIVE │ │ │ │ +0034ffe0 00000017 R_ARM_RELATIVE │ │ │ │ +0034ffe4 00000017 R_ARM_RELATIVE │ │ │ │ +0034ffe8 00000017 R_ARM_RELATIVE │ │ │ │ +0034ffec 00000017 R_ARM_RELATIVE │ │ │ │ +0034fff0 00000017 R_ARM_RELATIVE │ │ │ │ +0034fff4 00000017 R_ARM_RELATIVE │ │ │ │ +0034fff8 00000017 R_ARM_RELATIVE │ │ │ │ +0034fffc 00000017 R_ARM_RELATIVE │ │ │ │ +00350000 00000017 R_ARM_RELATIVE │ │ │ │ +00350004 00000017 R_ARM_RELATIVE │ │ │ │ +00350008 00000017 R_ARM_RELATIVE │ │ │ │ +0035000c 00000017 R_ARM_RELATIVE │ │ │ │ +00350010 00000017 R_ARM_RELATIVE │ │ │ │ +00350014 00000017 R_ARM_RELATIVE │ │ │ │ +00350018 00000017 R_ARM_RELATIVE │ │ │ │ +0035001c 00000017 R_ARM_RELATIVE │ │ │ │ +00350020 00000017 R_ARM_RELATIVE │ │ │ │ +00350024 00000017 R_ARM_RELATIVE │ │ │ │ +00350028 00000017 R_ARM_RELATIVE │ │ │ │ +0035002c 00000017 R_ARM_RELATIVE │ │ │ │ +00350030 00000017 R_ARM_RELATIVE │ │ │ │ +00350034 00000017 R_ARM_RELATIVE │ │ │ │ +00350038 00000017 R_ARM_RELATIVE │ │ │ │ +0035003c 00000017 R_ARM_RELATIVE │ │ │ │ +00350040 00000017 R_ARM_RELATIVE │ │ │ │ +00350044 00000017 R_ARM_RELATIVE │ │ │ │ +00350048 00000017 R_ARM_RELATIVE │ │ │ │ +0035004c 00000017 R_ARM_RELATIVE │ │ │ │ +00350050 00000017 R_ARM_RELATIVE │ │ │ │ +00350054 00000017 R_ARM_RELATIVE │ │ │ │ +00350058 00000017 R_ARM_RELATIVE │ │ │ │ +0035005c 00000017 R_ARM_RELATIVE │ │ │ │ +00350060 00000017 R_ARM_RELATIVE │ │ │ │ +00350064 00000017 R_ARM_RELATIVE │ │ │ │ +00350068 00000017 R_ARM_RELATIVE │ │ │ │ +0035006c 00000017 R_ARM_RELATIVE │ │ │ │ +00350070 00000017 R_ARM_RELATIVE │ │ │ │ +00350074 00000017 R_ARM_RELATIVE │ │ │ │ +00350078 00000017 R_ARM_RELATIVE │ │ │ │ +0035007c 00000017 R_ARM_RELATIVE │ │ │ │ +00350080 00000017 R_ARM_RELATIVE │ │ │ │ +00350084 00000017 R_ARM_RELATIVE │ │ │ │ +00350088 00000017 R_ARM_RELATIVE │ │ │ │ +0035008c 00000017 R_ARM_RELATIVE │ │ │ │ +00350090 00000017 R_ARM_RELATIVE │ │ │ │ +00350094 00000017 R_ARM_RELATIVE │ │ │ │ +00350098 00000017 R_ARM_RELATIVE │ │ │ │ +0035009c 00000017 R_ARM_RELATIVE │ │ │ │ +003500a0 00000017 R_ARM_RELATIVE │ │ │ │ +003500a4 00000017 R_ARM_RELATIVE │ │ │ │ +003500a8 00000017 R_ARM_RELATIVE │ │ │ │ +003500ac 00000017 R_ARM_RELATIVE │ │ │ │ +003500b0 00000017 R_ARM_RELATIVE │ │ │ │ +003500b4 00000017 R_ARM_RELATIVE │ │ │ │ +003500b8 00000017 R_ARM_RELATIVE │ │ │ │ +003500bc 00000017 R_ARM_RELATIVE │ │ │ │ +003500c0 00000017 R_ARM_RELATIVE │ │ │ │ +003500c4 00000017 R_ARM_RELATIVE │ │ │ │ +003500c8 00000017 R_ARM_RELATIVE │ │ │ │ +003500cc 00000017 R_ARM_RELATIVE │ │ │ │ +003500d0 00000017 R_ARM_RELATIVE │ │ │ │ +003500d4 00000017 R_ARM_RELATIVE │ │ │ │ +003500d8 00000017 R_ARM_RELATIVE │ │ │ │ +003500dc 00000017 R_ARM_RELATIVE │ │ │ │ +003500e0 00000017 R_ARM_RELATIVE │ │ │ │ +003500e4 00000017 R_ARM_RELATIVE │ │ │ │ +003500e8 00000017 R_ARM_RELATIVE │ │ │ │ +003500ec 00000017 R_ARM_RELATIVE │ │ │ │ +003500f0 00000017 R_ARM_RELATIVE │ │ │ │ +003500f4 00000017 R_ARM_RELATIVE │ │ │ │ +003500f8 00000017 R_ARM_RELATIVE │ │ │ │ +003500fc 00000017 R_ARM_RELATIVE │ │ │ │ +00350100 00000017 R_ARM_RELATIVE │ │ │ │ +00350104 00000017 R_ARM_RELATIVE │ │ │ │ +00350108 00000017 R_ARM_RELATIVE │ │ │ │ +0035010c 00000017 R_ARM_RELATIVE │ │ │ │ +00350110 00000017 R_ARM_RELATIVE │ │ │ │ +00350114 00000017 R_ARM_RELATIVE │ │ │ │ +00350118 00000017 R_ARM_RELATIVE │ │ │ │ +0035011c 00000017 R_ARM_RELATIVE │ │ │ │ +00350120 00000017 R_ARM_RELATIVE │ │ │ │ +00350124 00000017 R_ARM_RELATIVE │ │ │ │ +00350128 00000017 R_ARM_RELATIVE │ │ │ │ +0035012c 00000017 R_ARM_RELATIVE │ │ │ │ +00350130 00000017 R_ARM_RELATIVE │ │ │ │ +00350134 00000017 R_ARM_RELATIVE │ │ │ │ +00350138 00000017 R_ARM_RELATIVE │ │ │ │ +0035013c 00000017 R_ARM_RELATIVE │ │ │ │ +00350140 00000017 R_ARM_RELATIVE │ │ │ │ +00350144 00000017 R_ARM_RELATIVE │ │ │ │ +00350148 00000017 R_ARM_RELATIVE │ │ │ │ +0035014c 00000017 R_ARM_RELATIVE │ │ │ │ +00350150 00000017 R_ARM_RELATIVE │ │ │ │ +00350154 00000017 R_ARM_RELATIVE │ │ │ │ +00350158 00000017 R_ARM_RELATIVE │ │ │ │ +0035015c 00000017 R_ARM_RELATIVE │ │ │ │ +00350160 00000017 R_ARM_RELATIVE │ │ │ │ +00350164 00000017 R_ARM_RELATIVE │ │ │ │ +00350168 00000017 R_ARM_RELATIVE │ │ │ │ +0035016c 00000017 R_ARM_RELATIVE │ │ │ │ +00350170 00000017 R_ARM_RELATIVE │ │ │ │ +00350174 00000017 R_ARM_RELATIVE │ │ │ │ +00350178 00000017 R_ARM_RELATIVE │ │ │ │ +0035017c 00000017 R_ARM_RELATIVE │ │ │ │ +00350180 00000017 R_ARM_RELATIVE │ │ │ │ +00350184 00000017 R_ARM_RELATIVE │ │ │ │ +00350188 00000017 R_ARM_RELATIVE │ │ │ │ +0035018c 00000017 R_ARM_RELATIVE │ │ │ │ +00350190 00000017 R_ARM_RELATIVE │ │ │ │ +00350194 00000017 R_ARM_RELATIVE │ │ │ │ +00350198 00000017 R_ARM_RELATIVE │ │ │ │ +0035019c 00000017 R_ARM_RELATIVE │ │ │ │ +003501a0 00000017 R_ARM_RELATIVE │ │ │ │ +003501a4 00000017 R_ARM_RELATIVE │ │ │ │ +003501a8 00000017 R_ARM_RELATIVE │ │ │ │ +003501ac 00000017 R_ARM_RELATIVE │ │ │ │ +003501b0 00000017 R_ARM_RELATIVE │ │ │ │ +003501b4 00000017 R_ARM_RELATIVE │ │ │ │ +003501b8 00000017 R_ARM_RELATIVE │ │ │ │ +003501bc 00000017 R_ARM_RELATIVE │ │ │ │ +003501c0 00000017 R_ARM_RELATIVE │ │ │ │ +003501c4 00000017 R_ARM_RELATIVE │ │ │ │ +003501c8 00000017 R_ARM_RELATIVE │ │ │ │ +003501cc 00000017 R_ARM_RELATIVE │ │ │ │ +003501d0 00000017 R_ARM_RELATIVE │ │ │ │ +003501d4 00000017 R_ARM_RELATIVE │ │ │ │ +003501d8 00000017 R_ARM_RELATIVE │ │ │ │ +003501dc 00000017 R_ARM_RELATIVE │ │ │ │ +003501e0 00000017 R_ARM_RELATIVE │ │ │ │ +003501e4 00000017 R_ARM_RELATIVE │ │ │ │ +003501e8 00000017 R_ARM_RELATIVE │ │ │ │ +003501ec 00000017 R_ARM_RELATIVE │ │ │ │ +003501f0 00000017 R_ARM_RELATIVE │ │ │ │ +003501f4 00000017 R_ARM_RELATIVE │ │ │ │ +003501f8 00000017 R_ARM_RELATIVE │ │ │ │ +003501fc 00000017 R_ARM_RELATIVE │ │ │ │ +00350200 00000017 R_ARM_RELATIVE │ │ │ │ +00350204 00000017 R_ARM_RELATIVE │ │ │ │ +00350208 00000017 R_ARM_RELATIVE │ │ │ │ +0035020c 00000017 R_ARM_RELATIVE │ │ │ │ +00350210 00000017 R_ARM_RELATIVE │ │ │ │ +00350214 00000017 R_ARM_RELATIVE │ │ │ │ +00350218 00000017 R_ARM_RELATIVE │ │ │ │ +0035021c 00000017 R_ARM_RELATIVE │ │ │ │ +00350220 00000017 R_ARM_RELATIVE │ │ │ │ +00350224 00000017 R_ARM_RELATIVE │ │ │ │ +00350228 00000017 R_ARM_RELATIVE │ │ │ │ +0035022c 00000017 R_ARM_RELATIVE │ │ │ │ +00350230 00000017 R_ARM_RELATIVE │ │ │ │ +00350234 00000017 R_ARM_RELATIVE │ │ │ │ +00350238 00000017 R_ARM_RELATIVE │ │ │ │ +0035023c 00000017 R_ARM_RELATIVE │ │ │ │ +00350240 00000017 R_ARM_RELATIVE │ │ │ │ +00350244 00000017 R_ARM_RELATIVE │ │ │ │ +00350248 00000017 R_ARM_RELATIVE │ │ │ │ +0035024c 00000017 R_ARM_RELATIVE │ │ │ │ +00350250 00000017 R_ARM_RELATIVE │ │ │ │ +00350254 00000017 R_ARM_RELATIVE │ │ │ │ +00350258 00000017 R_ARM_RELATIVE │ │ │ │ +0035025c 00000017 R_ARM_RELATIVE │ │ │ │ +00350260 00000017 R_ARM_RELATIVE │ │ │ │ +00350264 00000017 R_ARM_RELATIVE │ │ │ │ +00350268 00000017 R_ARM_RELATIVE │ │ │ │ +0035026c 00000017 R_ARM_RELATIVE │ │ │ │ +00350270 00000017 R_ARM_RELATIVE │ │ │ │ +00350274 00000017 R_ARM_RELATIVE │ │ │ │ +00350278 00000017 R_ARM_RELATIVE │ │ │ │ +0035027c 00000017 R_ARM_RELATIVE │ │ │ │ +00350280 00000017 R_ARM_RELATIVE │ │ │ │ +00350284 00000017 R_ARM_RELATIVE │ │ │ │ +00350288 00000017 R_ARM_RELATIVE │ │ │ │ +0035028c 00000017 R_ARM_RELATIVE │ │ │ │ +00350290 00000017 R_ARM_RELATIVE │ │ │ │ +00350294 00000017 R_ARM_RELATIVE │ │ │ │ +00350298 00000017 R_ARM_RELATIVE │ │ │ │ +0035029c 00000017 R_ARM_RELATIVE │ │ │ │ +003502a0 00000017 R_ARM_RELATIVE │ │ │ │ +003502a4 00000017 R_ARM_RELATIVE │ │ │ │ +003502a8 00000017 R_ARM_RELATIVE │ │ │ │ +003502ac 00000017 R_ARM_RELATIVE │ │ │ │ +003502b0 00000017 R_ARM_RELATIVE │ │ │ │ +003502b4 00000017 R_ARM_RELATIVE │ │ │ │ +003502b8 00000017 R_ARM_RELATIVE │ │ │ │ +003502bc 00000017 R_ARM_RELATIVE │ │ │ │ +003502c0 00000017 R_ARM_RELATIVE │ │ │ │ +003502c4 00000017 R_ARM_RELATIVE │ │ │ │ +003502c8 00000017 R_ARM_RELATIVE │ │ │ │ +003502cc 00000017 R_ARM_RELATIVE │ │ │ │ +003502d8 00000017 R_ARM_RELATIVE │ │ │ │ +003502dc 00000017 R_ARM_RELATIVE │ │ │ │ +003502e4 00000017 R_ARM_RELATIVE │ │ │ │ +003502e8 00000017 R_ARM_RELATIVE │ │ │ │ +003502ec 00000017 R_ARM_RELATIVE │ │ │ │ +003502f0 00000017 R_ARM_RELATIVE │ │ │ │ +003502f4 00000017 R_ARM_RELATIVE │ │ │ │ +003502f8 00000017 R_ARM_RELATIVE │ │ │ │ +003502fc 00000017 R_ARM_RELATIVE │ │ │ │ +00350300 00000017 R_ARM_RELATIVE │ │ │ │ +0035030c 00000017 R_ARM_RELATIVE │ │ │ │ +00350310 00000017 R_ARM_RELATIVE │ │ │ │ +00350314 00000017 R_ARM_RELATIVE │ │ │ │ +00350318 00000017 R_ARM_RELATIVE │ │ │ │ +0035031c 00000017 R_ARM_RELATIVE │ │ │ │ +00350320 00000017 R_ARM_RELATIVE │ │ │ │ +00350324 00000017 R_ARM_RELATIVE │ │ │ │ +00350328 00000017 R_ARM_RELATIVE │ │ │ │ +0035032c 00000017 R_ARM_RELATIVE │ │ │ │ +00350330 00000017 R_ARM_RELATIVE │ │ │ │ +00350334 00000017 R_ARM_RELATIVE │ │ │ │ +00350340 00000017 R_ARM_RELATIVE │ │ │ │ +00350344 00000017 R_ARM_RELATIVE │ │ │ │ +00350348 00000017 R_ARM_RELATIVE │ │ │ │ +0035034c 00000017 R_ARM_RELATIVE │ │ │ │ +00350350 00000017 R_ARM_RELATIVE │ │ │ │ +00350354 00000017 R_ARM_RELATIVE │ │ │ │ +00350358 00000017 R_ARM_RELATIVE │ │ │ │ +0035035c 00000017 R_ARM_RELATIVE │ │ │ │ +00350360 00000017 R_ARM_RELATIVE │ │ │ │ +00350364 00000017 R_ARM_RELATIVE │ │ │ │ +00350368 00000017 R_ARM_RELATIVE │ │ │ │ +00350374 00000017 R_ARM_RELATIVE │ │ │ │ +00350378 00000017 R_ARM_RELATIVE │ │ │ │ +0035037c 00000017 R_ARM_RELATIVE │ │ │ │ +00350380 00000017 R_ARM_RELATIVE │ │ │ │ +00350384 00000017 R_ARM_RELATIVE │ │ │ │ +00350388 00000017 R_ARM_RELATIVE │ │ │ │ +0035038c 00000017 R_ARM_RELATIVE │ │ │ │ +00350390 00000017 R_ARM_RELATIVE │ │ │ │ +00350394 00000017 R_ARM_RELATIVE │ │ │ │ +00350398 00000017 R_ARM_RELATIVE │ │ │ │ +0035039c 00000017 R_ARM_RELATIVE │ │ │ │ +003503ac 00000017 R_ARM_RELATIVE │ │ │ │ +003503b4 00000017 R_ARM_RELATIVE │ │ │ │ +003503b8 00000017 R_ARM_RELATIVE │ │ │ │ +003503bc 00000017 R_ARM_RELATIVE │ │ │ │ +003503c0 00000017 R_ARM_RELATIVE │ │ │ │ +003503c4 00000017 R_ARM_RELATIVE │ │ │ │ +003503c8 00000017 R_ARM_RELATIVE │ │ │ │ +003503cc 00000017 R_ARM_RELATIVE │ │ │ │ +003503d0 00000017 R_ARM_RELATIVE │ │ │ │ +003503dc 00000017 R_ARM_RELATIVE │ │ │ │ +003503e0 00000017 R_ARM_RELATIVE │ │ │ │ +003503e4 00000017 R_ARM_RELATIVE │ │ │ │ +003503e8 00000017 R_ARM_RELATIVE │ │ │ │ +003503ec 00000017 R_ARM_RELATIVE │ │ │ │ +003503f4 00000017 R_ARM_RELATIVE │ │ │ │ +003503f8 00000017 R_ARM_RELATIVE │ │ │ │ +003503fc 00000017 R_ARM_RELATIVE │ │ │ │ +00350400 00000017 R_ARM_RELATIVE │ │ │ │ +00350404 00000017 R_ARM_RELATIVE │ │ │ │ +00350410 00000017 R_ARM_RELATIVE │ │ │ │ +00350414 00000017 R_ARM_RELATIVE │ │ │ │ +00350418 00000017 R_ARM_RELATIVE │ │ │ │ +0035041c 00000017 R_ARM_RELATIVE │ │ │ │ +00350420 00000017 R_ARM_RELATIVE │ │ │ │ +00350428 00000017 R_ARM_RELATIVE │ │ │ │ +0035042c 00000017 R_ARM_RELATIVE │ │ │ │ +00350430 00000017 R_ARM_RELATIVE │ │ │ │ +00350434 00000017 R_ARM_RELATIVE │ │ │ │ +00350438 00000017 R_ARM_RELATIVE │ │ │ │ +00350444 00000017 R_ARM_RELATIVE │ │ │ │ +00350448 00000017 R_ARM_RELATIVE │ │ │ │ +0035044c 00000017 R_ARM_RELATIVE │ │ │ │ +00350450 00000017 R_ARM_RELATIVE │ │ │ │ +0035045c 00000017 R_ARM_RELATIVE │ │ │ │ +00350464 00000017 R_ARM_RELATIVE │ │ │ │ +0035046c 00000017 R_ARM_RELATIVE │ │ │ │ +00350474 00000017 R_ARM_RELATIVE │ │ │ │ +0035047c 00000017 R_ARM_RELATIVE │ │ │ │ +00350484 00000017 R_ARM_RELATIVE │ │ │ │ +0035048c 00000017 R_ARM_RELATIVE │ │ │ │ +00350494 00000017 R_ARM_RELATIVE │ │ │ │ +0035049c 00000017 R_ARM_RELATIVE │ │ │ │ +003504a4 00000017 R_ARM_RELATIVE │ │ │ │ +003504ac 00000017 R_ARM_RELATIVE │ │ │ │ +003504b4 00000017 R_ARM_RELATIVE │ │ │ │ +003504bc 00000017 R_ARM_RELATIVE │ │ │ │ +003504c4 00000017 R_ARM_RELATIVE │ │ │ │ +003504cc 00000017 R_ARM_RELATIVE │ │ │ │ +003504d4 00000017 R_ARM_RELATIVE │ │ │ │ +003504dc 00000017 R_ARM_RELATIVE │ │ │ │ +003504e4 00000017 R_ARM_RELATIVE │ │ │ │ +003504ec 00000017 R_ARM_RELATIVE │ │ │ │ +003504f4 00000017 R_ARM_RELATIVE │ │ │ │ +003504fc 00000017 R_ARM_RELATIVE │ │ │ │ +00350504 00000017 R_ARM_RELATIVE │ │ │ │ +0035050c 00000017 R_ARM_RELATIVE │ │ │ │ +00350514 00000017 R_ARM_RELATIVE │ │ │ │ +0035051c 00000017 R_ARM_RELATIVE │ │ │ │ +00350524 00000017 R_ARM_RELATIVE │ │ │ │ +0035052c 00000017 R_ARM_RELATIVE │ │ │ │ +0035053c 00000017 R_ARM_RELATIVE │ │ │ │ +00350540 00000017 R_ARM_RELATIVE │ │ │ │ +00350544 00000017 R_ARM_RELATIVE │ │ │ │ +00350548 00000017 R_ARM_RELATIVE │ │ │ │ +0035054c 00000017 R_ARM_RELATIVE │ │ │ │ +0035055c 00000017 R_ARM_RELATIVE │ │ │ │ +00350560 00000017 R_ARM_RELATIVE │ │ │ │ +00350564 00000017 R_ARM_RELATIVE │ │ │ │ +00350568 00000017 R_ARM_RELATIVE │ │ │ │ +0035056c 00000017 R_ARM_RELATIVE │ │ │ │ +00350570 00000017 R_ARM_RELATIVE │ │ │ │ +0035057c 00000017 R_ARM_RELATIVE │ │ │ │ +00350588 00000017 R_ARM_RELATIVE │ │ │ │ +00350594 00000017 R_ARM_RELATIVE │ │ │ │ +003505a0 00000017 R_ARM_RELATIVE │ │ │ │ +003505ac 00000017 R_ARM_RELATIVE │ │ │ │ +003505b8 00000017 R_ARM_RELATIVE │ │ │ │ +003505c4 00000017 R_ARM_RELATIVE │ │ │ │ +003505d0 00000017 R_ARM_RELATIVE │ │ │ │ +003505dc 00000017 R_ARM_RELATIVE │ │ │ │ +003505f4 00000017 R_ARM_RELATIVE │ │ │ │ +003505f8 00000017 R_ARM_RELATIVE │ │ │ │ +003505fc 00000017 R_ARM_RELATIVE │ │ │ │ +00350600 00000017 R_ARM_RELATIVE │ │ │ │ +00350604 00000017 R_ARM_RELATIVE │ │ │ │ +00350610 00000017 R_ARM_RELATIVE │ │ │ │ +00350614 00000017 R_ARM_RELATIVE │ │ │ │ +0035061c 00000017 R_ARM_RELATIVE │ │ │ │ +00350620 00000017 R_ARM_RELATIVE │ │ │ │ +00350624 00000017 R_ARM_RELATIVE │ │ │ │ +00350628 00000017 R_ARM_RELATIVE │ │ │ │ +0035062c 00000017 R_ARM_RELATIVE │ │ │ │ +00350630 00000017 R_ARM_RELATIVE │ │ │ │ +00350634 00000017 R_ARM_RELATIVE │ │ │ │ +00350638 00000017 R_ARM_RELATIVE │ │ │ │ +00350644 00000017 R_ARM_RELATIVE │ │ │ │ +00350648 00000017 R_ARM_RELATIVE │ │ │ │ +0035064c 00000017 R_ARM_RELATIVE │ │ │ │ +00350650 00000017 R_ARM_RELATIVE │ │ │ │ +00350654 00000017 R_ARM_RELATIVE │ │ │ │ +00350658 00000017 R_ARM_RELATIVE │ │ │ │ +0035065c 00000017 R_ARM_RELATIVE │ │ │ │ +00350660 00000017 R_ARM_RELATIVE │ │ │ │ +00350664 00000017 R_ARM_RELATIVE │ │ │ │ +00350668 00000017 R_ARM_RELATIVE │ │ │ │ +0035066c 00000017 R_ARM_RELATIVE │ │ │ │ +0035067c 00000017 R_ARM_RELATIVE │ │ │ │ +00350680 00000017 R_ARM_RELATIVE │ │ │ │ +00350684 00000017 R_ARM_RELATIVE │ │ │ │ +00350688 00000017 R_ARM_RELATIVE │ │ │ │ +0035068c 00000017 R_ARM_RELATIVE │ │ │ │ +00350690 00000017 R_ARM_RELATIVE │ │ │ │ +00350694 00000017 R_ARM_RELATIVE │ │ │ │ +00350698 00000017 R_ARM_RELATIVE │ │ │ │ +0035069c 00000017 R_ARM_RELATIVE │ │ │ │ +003506a0 00000017 R_ARM_RELATIVE │ │ │ │ +003506b0 00000017 R_ARM_RELATIVE │ │ │ │ +003506b4 00000017 R_ARM_RELATIVE │ │ │ │ +003506b8 00000017 R_ARM_RELATIVE │ │ │ │ +003506bc 00000017 R_ARM_RELATIVE │ │ │ │ +003506c0 00000017 R_ARM_RELATIVE │ │ │ │ +003506c4 00000017 R_ARM_RELATIVE │ │ │ │ +003506c8 00000017 R_ARM_RELATIVE │ │ │ │ +003506cc 00000017 R_ARM_RELATIVE │ │ │ │ +003506d0 00000017 R_ARM_RELATIVE │ │ │ │ +003506d4 00000017 R_ARM_RELATIVE │ │ │ │ +003506e4 00000017 R_ARM_RELATIVE │ │ │ │ +003506e8 00000017 R_ARM_RELATIVE │ │ │ │ +003506ec 00000017 R_ARM_RELATIVE │ │ │ │ +003506f0 00000017 R_ARM_RELATIVE │ │ │ │ +003506f4 00000017 R_ARM_RELATIVE │ │ │ │ +003506f8 00000017 R_ARM_RELATIVE │ │ │ │ +003506fc 00000017 R_ARM_RELATIVE │ │ │ │ +00350700 00000017 R_ARM_RELATIVE │ │ │ │ +00350704 00000017 R_ARM_RELATIVE │ │ │ │ +00350708 00000017 R_ARM_RELATIVE │ │ │ │ +00350718 00000017 R_ARM_RELATIVE │ │ │ │ +0035071c 00000017 R_ARM_RELATIVE │ │ │ │ +0035072c 00000017 R_ARM_RELATIVE │ │ │ │ +00350730 00000017 R_ARM_RELATIVE │ │ │ │ +00350734 00000017 R_ARM_RELATIVE │ │ │ │ +00350738 00000017 R_ARM_RELATIVE │ │ │ │ +0035073c 00000017 R_ARM_RELATIVE │ │ │ │ +00350748 00000017 R_ARM_RELATIVE │ │ │ │ +0035074c 00000017 R_ARM_RELATIVE │ │ │ │ +00350750 00000017 R_ARM_RELATIVE │ │ │ │ +00350754 00000017 R_ARM_RELATIVE │ │ │ │ +00350758 00000017 R_ARM_RELATIVE │ │ │ │ +0035075c 00000017 R_ARM_RELATIVE │ │ │ │ +00350760 00000017 R_ARM_RELATIVE │ │ │ │ +00350764 00000017 R_ARM_RELATIVE │ │ │ │ +00350768 00000017 R_ARM_RELATIVE │ │ │ │ +0035076c 00000017 R_ARM_RELATIVE │ │ │ │ +00350770 00000017 R_ARM_RELATIVE │ │ │ │ +0035077c 00000017 R_ARM_RELATIVE │ │ │ │ +00350780 00000017 R_ARM_RELATIVE │ │ │ │ +00350784 00000017 R_ARM_RELATIVE │ │ │ │ +00350788 00000017 R_ARM_RELATIVE │ │ │ │ +0035078c 00000017 R_ARM_RELATIVE │ │ │ │ +00350790 00000017 R_ARM_RELATIVE │ │ │ │ +00350794 00000017 R_ARM_RELATIVE │ │ │ │ +00350798 00000017 R_ARM_RELATIVE │ │ │ │ +0035079c 00000017 R_ARM_RELATIVE │ │ │ │ +003507a0 00000017 R_ARM_RELATIVE │ │ │ │ +003507a4 00000017 R_ARM_RELATIVE │ │ │ │ +003507b0 00000017 R_ARM_RELATIVE │ │ │ │ +003507b4 00000017 R_ARM_RELATIVE │ │ │ │ +003507b8 00000017 R_ARM_RELATIVE │ │ │ │ +003507bc 00000017 R_ARM_RELATIVE │ │ │ │ +003507c0 00000017 R_ARM_RELATIVE │ │ │ │ +003507c8 00000017 R_ARM_RELATIVE │ │ │ │ +003507cc 00000017 R_ARM_RELATIVE │ │ │ │ +003507d0 00000017 R_ARM_RELATIVE │ │ │ │ +003507d4 00000017 R_ARM_RELATIVE │ │ │ │ +003507d8 00000017 R_ARM_RELATIVE │ │ │ │ +003507e4 00000017 R_ARM_RELATIVE │ │ │ │ +003507e8 00000017 R_ARM_RELATIVE │ │ │ │ +003507ec 00000017 R_ARM_RELATIVE │ │ │ │ +003507f0 00000017 R_ARM_RELATIVE │ │ │ │ +003507f4 00000017 R_ARM_RELATIVE │ │ │ │ +003507fc 00000017 R_ARM_RELATIVE │ │ │ │ +00350800 00000017 R_ARM_RELATIVE │ │ │ │ +00350804 00000017 R_ARM_RELATIVE │ │ │ │ +00350808 00000017 R_ARM_RELATIVE │ │ │ │ +0035080c 00000017 R_ARM_RELATIVE │ │ │ │ +0035081c 00000017 R_ARM_RELATIVE │ │ │ │ +00350820 00000017 R_ARM_RELATIVE │ │ │ │ +00350828 00000017 R_ARM_RELATIVE │ │ │ │ +00350830 00000017 R_ARM_RELATIVE │ │ │ │ +00350834 00000017 R_ARM_RELATIVE │ │ │ │ +00350838 00000017 R_ARM_RELATIVE │ │ │ │ +0035083c 00000017 R_ARM_RELATIVE │ │ │ │ +00350840 00000017 R_ARM_RELATIVE │ │ │ │ +00350850 00000017 R_ARM_RELATIVE │ │ │ │ +00350854 00000017 R_ARM_RELATIVE │ │ │ │ +0035085c 00000017 R_ARM_RELATIVE │ │ │ │ +00350864 00000017 R_ARM_RELATIVE │ │ │ │ +00350868 00000017 R_ARM_RELATIVE │ │ │ │ +0035086c 00000017 R_ARM_RELATIVE │ │ │ │ +00350870 00000017 R_ARM_RELATIVE │ │ │ │ +00350874 00000017 R_ARM_RELATIVE │ │ │ │ +00350880 00000017 R_ARM_RELATIVE │ │ │ │ +00350884 00000017 R_ARM_RELATIVE │ │ │ │ +00350888 00000017 R_ARM_RELATIVE │ │ │ │ +0035088c 00000017 R_ARM_RELATIVE │ │ │ │ +00350898 00000017 R_ARM_RELATIVE │ │ │ │ +0035089c 00000017 R_ARM_RELATIVE │ │ │ │ +003508a0 00000017 R_ARM_RELATIVE │ │ │ │ +003508a4 00000017 R_ARM_RELATIVE │ │ │ │ +003508a8 00000017 R_ARM_RELATIVE │ │ │ │ +003508b4 00000017 R_ARM_RELATIVE │ │ │ │ +003508b8 00000017 R_ARM_RELATIVE │ │ │ │ +003508bc 00000017 R_ARM_RELATIVE │ │ │ │ +003508c0 00000017 R_ARM_RELATIVE │ │ │ │ +003508c4 00000017 R_ARM_RELATIVE │ │ │ │ +003508c8 00000017 R_ARM_RELATIVE │ │ │ │ +003508cc 00000017 R_ARM_RELATIVE │ │ │ │ +003508d0 00000017 R_ARM_RELATIVE │ │ │ │ +003508d4 00000017 R_ARM_RELATIVE │ │ │ │ +003508d8 00000017 R_ARM_RELATIVE │ │ │ │ +003508dc 00000017 R_ARM_RELATIVE │ │ │ │ +003508e8 00000017 R_ARM_RELATIVE │ │ │ │ +003508ec 00000017 R_ARM_RELATIVE │ │ │ │ +003508f0 00000017 R_ARM_RELATIVE │ │ │ │ +003508f4 00000017 R_ARM_RELATIVE │ │ │ │ +00350900 00000017 R_ARM_RELATIVE │ │ │ │ +00350904 00000017 R_ARM_RELATIVE │ │ │ │ +00350908 00000017 R_ARM_RELATIVE │ │ │ │ +0035090c 00000017 R_ARM_RELATIVE │ │ │ │ +00350910 00000017 R_ARM_RELATIVE │ │ │ │ +0035091c 00000017 R_ARM_RELATIVE │ │ │ │ +00350920 00000017 R_ARM_RELATIVE │ │ │ │ +00350924 00000017 R_ARM_RELATIVE │ │ │ │ +00350928 00000017 R_ARM_RELATIVE │ │ │ │ +00350934 00000017 R_ARM_RELATIVE │ │ │ │ +00350938 00000017 R_ARM_RELATIVE │ │ │ │ +0035093c 00000017 R_ARM_RELATIVE │ │ │ │ +00350940 00000017 R_ARM_RELATIVE │ │ │ │ +00350944 00000017 R_ARM_RELATIVE │ │ │ │ +00350950 00000017 R_ARM_RELATIVE │ │ │ │ +00350954 00000017 R_ARM_RELATIVE │ │ │ │ +00350958 00000017 R_ARM_RELATIVE │ │ │ │ +0035095c 00000017 R_ARM_RELATIVE │ │ │ │ +00350960 00000017 R_ARM_RELATIVE │ │ │ │ +00350964 00000017 R_ARM_RELATIVE │ │ │ │ +00350968 00000017 R_ARM_RELATIVE │ │ │ │ +0035096c 00000017 R_ARM_RELATIVE │ │ │ │ +00350970 00000017 R_ARM_RELATIVE │ │ │ │ +00350974 00000017 R_ARM_RELATIVE │ │ │ │ +00350978 00000017 R_ARM_RELATIVE │ │ │ │ +00350984 00000017 R_ARM_RELATIVE │ │ │ │ +00350988 00000017 R_ARM_RELATIVE │ │ │ │ +0035098c 00000017 R_ARM_RELATIVE │ │ │ │ +00350990 00000017 R_ARM_RELATIVE │ │ │ │ +00350994 00000017 R_ARM_RELATIVE │ │ │ │ +00350998 00000017 R_ARM_RELATIVE │ │ │ │ +0035099c 00000017 R_ARM_RELATIVE │ │ │ │ +003509a0 00000017 R_ARM_RELATIVE │ │ │ │ +003509a4 00000017 R_ARM_RELATIVE │ │ │ │ +003509a8 00000017 R_ARM_RELATIVE │ │ │ │ +003509ac 00000017 R_ARM_RELATIVE │ │ │ │ +003509b0 00000017 R_ARM_RELATIVE │ │ │ │ +003509b4 00000017 R_ARM_RELATIVE │ │ │ │ +003509b8 00000017 R_ARM_RELATIVE │ │ │ │ +003509bc 00000017 R_ARM_RELATIVE │ │ │ │ +003509c0 00000017 R_ARM_RELATIVE │ │ │ │ +003509c4 00000017 R_ARM_RELATIVE │ │ │ │ +003509c8 00000017 R_ARM_RELATIVE │ │ │ │ +003509cc 00000017 R_ARM_RELATIVE │ │ │ │ +003509d0 00000017 R_ARM_RELATIVE │ │ │ │ +003509d4 00000017 R_ARM_RELATIVE │ │ │ │ +003509d8 00000017 R_ARM_RELATIVE │ │ │ │ +003509dc 00000017 R_ARM_RELATIVE │ │ │ │ +003509e0 00000017 R_ARM_RELATIVE │ │ │ │ +003509e4 00000017 R_ARM_RELATIVE │ │ │ │ +003509e8 00000017 R_ARM_RELATIVE │ │ │ │ +003509ec 00000017 R_ARM_RELATIVE │ │ │ │ +003509f0 00000017 R_ARM_RELATIVE │ │ │ │ +003509f4 00000017 R_ARM_RELATIVE │ │ │ │ +003509f8 00000017 R_ARM_RELATIVE │ │ │ │ +003509fc 00000017 R_ARM_RELATIVE │ │ │ │ +00350a00 00000017 R_ARM_RELATIVE │ │ │ │ +00350a04 00000017 R_ARM_RELATIVE │ │ │ │ +00350a08 00000017 R_ARM_RELATIVE │ │ │ │ +00350a0c 00000017 R_ARM_RELATIVE │ │ │ │ +00350a10 00000017 R_ARM_RELATIVE │ │ │ │ +00350a14 00000017 R_ARM_RELATIVE │ │ │ │ +00350a20 00000017 R_ARM_RELATIVE │ │ │ │ +00350a24 00000017 R_ARM_RELATIVE │ │ │ │ +00350a28 00000017 R_ARM_RELATIVE │ │ │ │ +00350a2c 00000017 R_ARM_RELATIVE │ │ │ │ +00350a38 00000017 R_ARM_RELATIVE │ │ │ │ +00350a3c 00000017 R_ARM_RELATIVE │ │ │ │ +00350a40 00000017 R_ARM_RELATIVE │ │ │ │ +00350a44 00000017 R_ARM_RELATIVE │ │ │ │ +00350a48 00000017 R_ARM_RELATIVE │ │ │ │ +00350a54 00000017 R_ARM_RELATIVE │ │ │ │ +00350a58 00000017 R_ARM_RELATIVE │ │ │ │ +00350a5c 00000017 R_ARM_RELATIVE │ │ │ │ +00350a60 00000017 R_ARM_RELATIVE │ │ │ │ +00350a64 00000017 R_ARM_RELATIVE │ │ │ │ +00350a6c 00000017 R_ARM_RELATIVE │ │ │ │ +00350a70 00000017 R_ARM_RELATIVE │ │ │ │ +00350a74 00000017 R_ARM_RELATIVE │ │ │ │ +00350a78 00000017 R_ARM_RELATIVE │ │ │ │ +00350a7c 00000017 R_ARM_RELATIVE │ │ │ │ +00350a88 00000017 R_ARM_RELATIVE │ │ │ │ +00350a8c 00000017 R_ARM_RELATIVE │ │ │ │ +00350a90 00000017 R_ARM_RELATIVE │ │ │ │ +00350a94 00000017 R_ARM_RELATIVE │ │ │ │ +00350a98 00000017 R_ARM_RELATIVE │ │ │ │ +00350aa0 00000017 R_ARM_RELATIVE │ │ │ │ +00350aa8 00000017 R_ARM_RELATIVE │ │ │ │ +00350ab0 00000017 R_ARM_RELATIVE │ │ │ │ +00350ab8 00000017 R_ARM_RELATIVE │ │ │ │ +00350ac0 00000017 R_ARM_RELATIVE │ │ │ │ +00350ac8 00000017 R_ARM_RELATIVE │ │ │ │ +00350ad0 00000017 R_ARM_RELATIVE │ │ │ │ +00350ad8 00000017 R_ARM_RELATIVE │ │ │ │ +00350ae0 00000017 R_ARM_RELATIVE │ │ │ │ +00350ae8 00000017 R_ARM_RELATIVE │ │ │ │ +00350af0 00000017 R_ARM_RELATIVE │ │ │ │ +00350af8 00000017 R_ARM_RELATIVE │ │ │ │ +00350b00 00000017 R_ARM_RELATIVE │ │ │ │ +00350b08 00000017 R_ARM_RELATIVE │ │ │ │ +00350b10 00000017 R_ARM_RELATIVE │ │ │ │ +00350b18 00000017 R_ARM_RELATIVE │ │ │ │ +00350b20 00000017 R_ARM_RELATIVE │ │ │ │ +00350b28 00000017 R_ARM_RELATIVE │ │ │ │ +00350b30 00000017 R_ARM_RELATIVE │ │ │ │ +00350b38 00000017 R_ARM_RELATIVE │ │ │ │ +00350b40 00000017 R_ARM_RELATIVE │ │ │ │ +00350b48 00000017 R_ARM_RELATIVE │ │ │ │ +00350b50 00000017 R_ARM_RELATIVE │ │ │ │ +00350b58 00000017 R_ARM_RELATIVE │ │ │ │ +00350b60 00000017 R_ARM_RELATIVE │ │ │ │ +00350b68 00000017 R_ARM_RELATIVE │ │ │ │ +00350b70 00000017 R_ARM_RELATIVE │ │ │ │ +00350b78 00000017 R_ARM_RELATIVE │ │ │ │ +00350b80 00000017 R_ARM_RELATIVE │ │ │ │ +00350b88 00000017 R_ARM_RELATIVE │ │ │ │ +00350b90 00000017 R_ARM_RELATIVE │ │ │ │ +00350b98 00000017 R_ARM_RELATIVE │ │ │ │ +00350ba0 00000017 R_ARM_RELATIVE │ │ │ │ +00350ba8 00000017 R_ARM_RELATIVE │ │ │ │ +00350bb0 00000017 R_ARM_RELATIVE │ │ │ │ +00350bb8 00000017 R_ARM_RELATIVE │ │ │ │ +00350bc0 00000017 R_ARM_RELATIVE │ │ │ │ +00350bc8 00000017 R_ARM_RELATIVE │ │ │ │ +00350bd0 00000017 R_ARM_RELATIVE │ │ │ │ +00350bd8 00000017 R_ARM_RELATIVE │ │ │ │ +00350be0 00000017 R_ARM_RELATIVE │ │ │ │ +00350be4 00000017 R_ARM_RELATIVE │ │ │ │ +00350be8 00000017 R_ARM_RELATIVE │ │ │ │ +00350bec 00000017 R_ARM_RELATIVE │ │ │ │ +00350bf0 00000017 R_ARM_RELATIVE │ │ │ │ +00350bf4 00000017 R_ARM_RELATIVE │ │ │ │ +00350c1c 00000017 R_ARM_RELATIVE │ │ │ │ +00350c24 00000017 R_ARM_RELATIVE │ │ │ │ +00350c2c 00000017 R_ARM_RELATIVE │ │ │ │ +00350c30 00000017 R_ARM_RELATIVE │ │ │ │ +00350c34 00000017 R_ARM_RELATIVE │ │ │ │ +00350c3c 00000017 R_ARM_RELATIVE │ │ │ │ +00350c40 00000017 R_ARM_RELATIVE │ │ │ │ +00350c44 00000017 R_ARM_RELATIVE │ │ │ │ +00350c48 00000017 R_ARM_RELATIVE │ │ │ │ +00350c4c 00000017 R_ARM_RELATIVE │ │ │ │ +00350c50 00000017 R_ARM_RELATIVE │ │ │ │ +00350c54 00000017 R_ARM_RELATIVE │ │ │ │ +00350c58 00000017 R_ARM_RELATIVE │ │ │ │ +00350c80 00000017 R_ARM_RELATIVE │ │ │ │ +00350c88 00000017 R_ARM_RELATIVE │ │ │ │ +00350c90 00000017 R_ARM_RELATIVE │ │ │ │ +00350c94 00000017 R_ARM_RELATIVE │ │ │ │ +00350c98 00000017 R_ARM_RELATIVE │ │ │ │ +00350c9c 00000017 R_ARM_RELATIVE │ │ │ │ +00350ca0 00000017 R_ARM_RELATIVE │ │ │ │ +00350ca4 00000017 R_ARM_RELATIVE │ │ │ │ +00350ca8 00000017 R_ARM_RELATIVE │ │ │ │ +00350cac 00000017 R_ARM_RELATIVE │ │ │ │ +00350cb0 00000017 R_ARM_RELATIVE │ │ │ │ +00350cb4 00000017 R_ARM_RELATIVE │ │ │ │ +00350cd4 00000017 R_ARM_RELATIVE │ │ │ │ +00350cdc 00000017 R_ARM_RELATIVE │ │ │ │ +00350ce0 00000017 R_ARM_RELATIVE │ │ │ │ +00350ce4 00000017 R_ARM_RELATIVE │ │ │ │ +00350ce8 00000017 R_ARM_RELATIVE │ │ │ │ +00350cec 00000017 R_ARM_RELATIVE │ │ │ │ +00350cf0 00000017 R_ARM_RELATIVE │ │ │ │ +00350d20 00000017 R_ARM_RELATIVE │ │ │ │ +00350d24 00000017 R_ARM_RELATIVE │ │ │ │ +00350d28 00000017 R_ARM_RELATIVE │ │ │ │ +00350d2c 00000017 R_ARM_RELATIVE │ │ │ │ +00350d30 00000017 R_ARM_RELATIVE │ │ │ │ +00350d34 00000017 R_ARM_RELATIVE │ │ │ │ +00350d64 00000017 R_ARM_RELATIVE │ │ │ │ +00350d68 00000017 R_ARM_RELATIVE │ │ │ │ +00350d6c 00000017 R_ARM_RELATIVE │ │ │ │ +00350d70 00000017 R_ARM_RELATIVE │ │ │ │ +00350d74 00000017 R_ARM_RELATIVE │ │ │ │ +00350d78 00000017 R_ARM_RELATIVE │ │ │ │ +00350d7c 00000017 R_ARM_RELATIVE │ │ │ │ +00350d80 00000017 R_ARM_RELATIVE │ │ │ │ +00350d84 00000017 R_ARM_RELATIVE │ │ │ │ +00350d88 00000017 R_ARM_RELATIVE │ │ │ │ +00350d8c 00000017 R_ARM_RELATIVE │ │ │ │ +00350d90 00000017 R_ARM_RELATIVE │ │ │ │ +00350d94 00000017 R_ARM_RELATIVE │ │ │ │ +00350d98 00000017 R_ARM_RELATIVE │ │ │ │ +00350d9c 00000017 R_ARM_RELATIVE │ │ │ │ +00350da0 00000017 R_ARM_RELATIVE │ │ │ │ +00350da4 00000017 R_ARM_RELATIVE │ │ │ │ +00350da8 00000017 R_ARM_RELATIVE │ │ │ │ +00350dac 00000017 R_ARM_RELATIVE │ │ │ │ +00350db0 00000017 R_ARM_RELATIVE │ │ │ │ +00350db4 00000017 R_ARM_RELATIVE │ │ │ │ +00350db8 00000017 R_ARM_RELATIVE │ │ │ │ +00350dbc 00000017 R_ARM_RELATIVE │ │ │ │ +00350dc0 00000017 R_ARM_RELATIVE │ │ │ │ +00350dc4 00000017 R_ARM_RELATIVE │ │ │ │ +00350dc8 00000017 R_ARM_RELATIVE │ │ │ │ +00350dcc 00000017 R_ARM_RELATIVE │ │ │ │ +00350dd4 00000017 R_ARM_RELATIVE │ │ │ │ +00350dd8 00000017 R_ARM_RELATIVE │ │ │ │ +00350de0 00000017 R_ARM_RELATIVE │ │ │ │ +00350de4 00000017 R_ARM_RELATIVE │ │ │ │ +00350dec 00000017 R_ARM_RELATIVE │ │ │ │ +00350df0 00000017 R_ARM_RELATIVE │ │ │ │ +00350df8 00000017 R_ARM_RELATIVE │ │ │ │ +00350dfc 00000017 R_ARM_RELATIVE │ │ │ │ +00350e04 00000017 R_ARM_RELATIVE │ │ │ │ +00350e08 00000017 R_ARM_RELATIVE │ │ │ │ +00350e10 00000017 R_ARM_RELATIVE │ │ │ │ +00350e14 00000017 R_ARM_RELATIVE │ │ │ │ +00350e18 00000017 R_ARM_RELATIVE │ │ │ │ +00350e1c 00000017 R_ARM_RELATIVE │ │ │ │ +00350e20 00000017 R_ARM_RELATIVE │ │ │ │ +00350e28 00000017 R_ARM_RELATIVE │ │ │ │ +00350e2c 00000017 R_ARM_RELATIVE │ │ │ │ +00350e34 00000017 R_ARM_RELATIVE │ │ │ │ +00350e38 00000017 R_ARM_RELATIVE │ │ │ │ +00350e40 00000017 R_ARM_RELATIVE │ │ │ │ +00350e44 00000017 R_ARM_RELATIVE │ │ │ │ +00350e4c 00000017 R_ARM_RELATIVE │ │ │ │ +00350e50 00000017 R_ARM_RELATIVE │ │ │ │ +00350e58 00000017 R_ARM_RELATIVE │ │ │ │ +00350e5c 00000017 R_ARM_RELATIVE │ │ │ │ +00350e64 00000017 R_ARM_RELATIVE │ │ │ │ +00350e68 00000017 R_ARM_RELATIVE │ │ │ │ +00350e70 00000017 R_ARM_RELATIVE │ │ │ │ +00350e74 00000017 R_ARM_RELATIVE │ │ │ │ +00350e7c 00000017 R_ARM_RELATIVE │ │ │ │ +00350e80 00000017 R_ARM_RELATIVE │ │ │ │ +00350e88 00000017 R_ARM_RELATIVE │ │ │ │ +00350e8c 00000017 R_ARM_RELATIVE │ │ │ │ +00350e90 00000017 R_ARM_RELATIVE │ │ │ │ +00350e94 00000017 R_ARM_RELATIVE │ │ │ │ +00350e98 00000017 R_ARM_RELATIVE │ │ │ │ +00350e9c 00000017 R_ARM_RELATIVE │ │ │ │ +00350ea0 00000017 R_ARM_RELATIVE │ │ │ │ +00350ea4 00000017 R_ARM_RELATIVE │ │ │ │ +00350ea8 00000017 R_ARM_RELATIVE │ │ │ │ +00350ecc 00000017 R_ARM_RELATIVE │ │ │ │ +00350ed4 00000017 R_ARM_RELATIVE │ │ │ │ +00350edc 00000017 R_ARM_RELATIVE │ │ │ │ +00350ee0 00000017 R_ARM_RELATIVE │ │ │ │ +00350ee4 00000017 R_ARM_RELATIVE │ │ │ │ +00350ee8 00000017 R_ARM_RELATIVE │ │ │ │ +00350eec 00000017 R_ARM_RELATIVE │ │ │ │ +00350ef0 00000017 R_ARM_RELATIVE │ │ │ │ +00350ef4 00000017 R_ARM_RELATIVE │ │ │ │ +00350ef8 00000017 R_ARM_RELATIVE │ │ │ │ +00350f20 00000017 R_ARM_RELATIVE │ │ │ │ +00350f28 00000017 R_ARM_RELATIVE │ │ │ │ +00350f2c 00000017 R_ARM_RELATIVE │ │ │ │ +00350f30 00000017 R_ARM_RELATIVE │ │ │ │ +00350f34 00000017 R_ARM_RELATIVE │ │ │ │ +00350f38 00000017 R_ARM_RELATIVE │ │ │ │ +00350f3c 00000017 R_ARM_RELATIVE │ │ │ │ +00350f64 00000017 R_ARM_RELATIVE │ │ │ │ +00350f6c 00000017 R_ARM_RELATIVE │ │ │ │ +00350f74 00000017 R_ARM_RELATIVE │ │ │ │ +00350f78 00000017 R_ARM_RELATIVE │ │ │ │ +00350f7c 00000017 R_ARM_RELATIVE │ │ │ │ +00350f84 00000017 R_ARM_RELATIVE │ │ │ │ +00350f88 00000017 R_ARM_RELATIVE │ │ │ │ +00350f8c 00000017 R_ARM_RELATIVE │ │ │ │ +00350f90 00000017 R_ARM_RELATIVE │ │ │ │ +00350f94 00000017 R_ARM_RELATIVE │ │ │ │ +00350f98 00000017 R_ARM_RELATIVE │ │ │ │ +00350f9c 00000017 R_ARM_RELATIVE │ │ │ │ +00350fa0 00000017 R_ARM_RELATIVE │ │ │ │ +00350fa4 00000017 R_ARM_RELATIVE │ │ │ │ +00350fd0 00000017 R_ARM_RELATIVE │ │ │ │ +00350fd4 00000017 R_ARM_RELATIVE │ │ │ │ +00350fd8 00000017 R_ARM_RELATIVE │ │ │ │ +00350fdc 00000017 R_ARM_RELATIVE │ │ │ │ +00350fe0 00000017 R_ARM_RELATIVE │ │ │ │ +00350fe4 00000017 R_ARM_RELATIVE │ │ │ │ +0035100c 00000017 R_ARM_RELATIVE │ │ │ │ +00351014 00000017 R_ARM_RELATIVE │ │ │ │ +00351018 00000017 R_ARM_RELATIVE │ │ │ │ +0035101c 00000017 R_ARM_RELATIVE │ │ │ │ +00351020 00000017 R_ARM_RELATIVE │ │ │ │ +00351024 00000017 R_ARM_RELATIVE │ │ │ │ +00351028 00000017 R_ARM_RELATIVE │ │ │ │ +0035102c 00000017 R_ARM_RELATIVE │ │ │ │ +00351030 00000017 R_ARM_RELATIVE │ │ │ │ +00351034 00000017 R_ARM_RELATIVE │ │ │ │ +00351038 00000017 R_ARM_RELATIVE │ │ │ │ +0035103c 00000017 R_ARM_RELATIVE │ │ │ │ +00351040 00000017 R_ARM_RELATIVE │ │ │ │ +00351044 00000017 R_ARM_RELATIVE │ │ │ │ +0035104c 00000017 R_ARM_RELATIVE │ │ │ │ +00351050 00000017 R_ARM_RELATIVE │ │ │ │ +00351054 00000017 R_ARM_RELATIVE │ │ │ │ +00351058 00000017 R_ARM_RELATIVE │ │ │ │ +0035105c 00000017 R_ARM_RELATIVE │ │ │ │ +00351060 00000017 R_ARM_RELATIVE │ │ │ │ +00351064 00000017 R_ARM_RELATIVE │ │ │ │ +00351068 00000017 R_ARM_RELATIVE │ │ │ │ +0035106c 00000017 R_ARM_RELATIVE │ │ │ │ +00351070 00000017 R_ARM_RELATIVE │ │ │ │ +00351074 00000017 R_ARM_RELATIVE │ │ │ │ +00351078 00000017 R_ARM_RELATIVE │ │ │ │ +0035107c 00000017 R_ARM_RELATIVE │ │ │ │ +00351080 00000017 R_ARM_RELATIVE │ │ │ │ +00351084 00000017 R_ARM_RELATIVE │ │ │ │ +0035108c 00000017 R_ARM_RELATIVE │ │ │ │ +00351090 00000017 R_ARM_RELATIVE │ │ │ │ +00351094 00000017 R_ARM_RELATIVE │ │ │ │ +00351098 00000017 R_ARM_RELATIVE │ │ │ │ +0035109c 00000017 R_ARM_RELATIVE │ │ │ │ +003510a4 00000017 R_ARM_RELATIVE │ │ │ │ +003510a8 00000017 R_ARM_RELATIVE │ │ │ │ +003510ac 00000017 R_ARM_RELATIVE │ │ │ │ +003510b0 00000017 R_ARM_RELATIVE │ │ │ │ +003510b4 00000017 R_ARM_RELATIVE │ │ │ │ +003510b8 00000017 R_ARM_RELATIVE │ │ │ │ +003510bc 00000017 R_ARM_RELATIVE │ │ │ │ +003510c0 00000017 R_ARM_RELATIVE │ │ │ │ +003510c4 00000017 R_ARM_RELATIVE │ │ │ │ +003510c8 00000017 R_ARM_RELATIVE │ │ │ │ +003510cc 00000017 R_ARM_RELATIVE │ │ │ │ +003510d0 00000017 R_ARM_RELATIVE │ │ │ │ +003510d4 00000017 R_ARM_RELATIVE │ │ │ │ +003510dc 00000017 R_ARM_RELATIVE │ │ │ │ +003510e4 00000017 R_ARM_RELATIVE │ │ │ │ +003510ec 00000017 R_ARM_RELATIVE │ │ │ │ +003510f4 00000017 R_ARM_RELATIVE │ │ │ │ +003510fc 00000017 R_ARM_RELATIVE │ │ │ │ +0035110c 00000017 R_ARM_RELATIVE │ │ │ │ +00351110 00000017 R_ARM_RELATIVE │ │ │ │ +00351114 00000017 R_ARM_RELATIVE │ │ │ │ +00351118 00000017 R_ARM_RELATIVE │ │ │ │ +0035111c 00000017 R_ARM_RELATIVE │ │ │ │ +00351120 00000017 R_ARM_RELATIVE │ │ │ │ +00351124 00000017 R_ARM_RELATIVE │ │ │ │ +00351128 00000017 R_ARM_RELATIVE │ │ │ │ +0035112c 00000017 R_ARM_RELATIVE │ │ │ │ +00351130 00000017 R_ARM_RELATIVE │ │ │ │ +00351134 00000017 R_ARM_RELATIVE │ │ │ │ +00351138 00000017 R_ARM_RELATIVE │ │ │ │ +0035113c 00000017 R_ARM_RELATIVE │ │ │ │ +00351140 00000017 R_ARM_RELATIVE │ │ │ │ +00351144 00000017 R_ARM_RELATIVE │ │ │ │ +00351148 00000017 R_ARM_RELATIVE │ │ │ │ +0035114c 00000017 R_ARM_RELATIVE │ │ │ │ +00351150 00000017 R_ARM_RELATIVE │ │ │ │ +00351154 00000017 R_ARM_RELATIVE │ │ │ │ +00351158 00000017 R_ARM_RELATIVE │ │ │ │ +0035115c 00000017 R_ARM_RELATIVE │ │ │ │ +00351160 00000017 R_ARM_RELATIVE │ │ │ │ +00351164 00000017 R_ARM_RELATIVE │ │ │ │ +00351168 00000017 R_ARM_RELATIVE │ │ │ │ +0035116c 00000017 R_ARM_RELATIVE │ │ │ │ +00351170 00000017 R_ARM_RELATIVE │ │ │ │ +00351174 00000017 R_ARM_RELATIVE │ │ │ │ +00351178 00000017 R_ARM_RELATIVE │ │ │ │ +0035117c 00000017 R_ARM_RELATIVE │ │ │ │ +00351180 00000017 R_ARM_RELATIVE │ │ │ │ +00351188 00000017 R_ARM_RELATIVE │ │ │ │ +0035118c 00000017 R_ARM_RELATIVE │ │ │ │ +00351190 00000017 R_ARM_RELATIVE │ │ │ │ +00351194 00000017 R_ARM_RELATIVE │ │ │ │ +0035119c 00000017 R_ARM_RELATIVE │ │ │ │ +003511a0 00000017 R_ARM_RELATIVE │ │ │ │ +003511a4 00000017 R_ARM_RELATIVE │ │ │ │ +003511a8 00000017 R_ARM_RELATIVE │ │ │ │ +003511ac 00000017 R_ARM_RELATIVE │ │ │ │ +003511b4 00000017 R_ARM_RELATIVE │ │ │ │ +003511b8 00000017 R_ARM_RELATIVE │ │ │ │ +003511bc 00000017 R_ARM_RELATIVE │ │ │ │ +003511c0 00000017 R_ARM_RELATIVE │ │ │ │ +003511c4 00000017 R_ARM_RELATIVE │ │ │ │ +003511cc 00000017 R_ARM_RELATIVE │ │ │ │ +003511d0 00000017 R_ARM_RELATIVE │ │ │ │ +003511d4 00000017 R_ARM_RELATIVE │ │ │ │ +003511d8 00000017 R_ARM_RELATIVE │ │ │ │ +003511dc 00000017 R_ARM_RELATIVE │ │ │ │ +003511e4 00000017 R_ARM_RELATIVE │ │ │ │ +003511e8 00000017 R_ARM_RELATIVE │ │ │ │ +003511ec 00000017 R_ARM_RELATIVE │ │ │ │ +003511f0 00000017 R_ARM_RELATIVE │ │ │ │ +003511f4 00000017 R_ARM_RELATIVE │ │ │ │ +003511fc 00000017 R_ARM_RELATIVE │ │ │ │ +00351200 00000017 R_ARM_RELATIVE │ │ │ │ +00351204 00000017 R_ARM_RELATIVE │ │ │ │ +00351208 00000017 R_ARM_RELATIVE │ │ │ │ +0035120c 00000017 R_ARM_RELATIVE │ │ │ │ +00351210 00000017 R_ARM_RELATIVE │ │ │ │ +00351214 00000017 R_ARM_RELATIVE │ │ │ │ +00351218 00000017 R_ARM_RELATIVE │ │ │ │ +0035121c 00000017 R_ARM_RELATIVE │ │ │ │ +00351220 00000017 R_ARM_RELATIVE │ │ │ │ +00351224 00000017 R_ARM_RELATIVE │ │ │ │ +00351228 00000017 R_ARM_RELATIVE │ │ │ │ +0035122c 00000017 R_ARM_RELATIVE │ │ │ │ +00351230 00000017 R_ARM_RELATIVE │ │ │ │ +00351234 00000017 R_ARM_RELATIVE │ │ │ │ +00351238 00000017 R_ARM_RELATIVE │ │ │ │ +0035123c 00000017 R_ARM_RELATIVE │ │ │ │ +00351240 00000017 R_ARM_RELATIVE │ │ │ │ +00351244 00000017 R_ARM_RELATIVE │ │ │ │ +00351248 00000017 R_ARM_RELATIVE │ │ │ │ +00351250 00000017 R_ARM_RELATIVE │ │ │ │ +00351254 00000017 R_ARM_RELATIVE │ │ │ │ +00351258 00000017 R_ARM_RELATIVE │ │ │ │ +0035125c 00000017 R_ARM_RELATIVE │ │ │ │ +00351260 00000017 R_ARM_RELATIVE │ │ │ │ +0035126c 00000017 R_ARM_RELATIVE │ │ │ │ +00351270 00000017 R_ARM_RELATIVE │ │ │ │ +00351274 00000017 R_ARM_RELATIVE │ │ │ │ +00351278 00000017 R_ARM_RELATIVE │ │ │ │ +0035127c 00000017 R_ARM_RELATIVE │ │ │ │ +00351280 00000017 R_ARM_RELATIVE │ │ │ │ +00351284 00000017 R_ARM_RELATIVE │ │ │ │ +00351288 00000017 R_ARM_RELATIVE │ │ │ │ +0035128c 00000017 R_ARM_RELATIVE │ │ │ │ +00351290 00000017 R_ARM_RELATIVE │ │ │ │ +00351294 00000017 R_ARM_RELATIVE │ │ │ │ +003512a0 00000017 R_ARM_RELATIVE │ │ │ │ +003512a4 00000017 R_ARM_RELATIVE │ │ │ │ +003512a8 00000017 R_ARM_RELATIVE │ │ │ │ +003512ac 00000017 R_ARM_RELATIVE │ │ │ │ +003512b0 00000017 R_ARM_RELATIVE │ │ │ │ +003512b4 00000017 R_ARM_RELATIVE │ │ │ │ +003512b8 00000017 R_ARM_RELATIVE │ │ │ │ +003512bc 00000017 R_ARM_RELATIVE │ │ │ │ +003512c0 00000017 R_ARM_RELATIVE │ │ │ │ +003512c4 00000017 R_ARM_RELATIVE │ │ │ │ +003512c8 00000017 R_ARM_RELATIVE │ │ │ │ +003512cc 00000017 R_ARM_RELATIVE │ │ │ │ +003512d0 00000017 R_ARM_RELATIVE │ │ │ │ +003512d4 00000017 R_ARM_RELATIVE │ │ │ │ +003512d8 00000017 R_ARM_RELATIVE │ │ │ │ +003512dc 00000017 R_ARM_RELATIVE │ │ │ │ +003512e0 00000017 R_ARM_RELATIVE │ │ │ │ +003512fc 00000017 R_ARM_RELATIVE │ │ │ │ +00351304 00000017 R_ARM_RELATIVE │ │ │ │ +00351308 00000017 R_ARM_RELATIVE │ │ │ │ +0035130c 00000017 R_ARM_RELATIVE │ │ │ │ +00351310 00000017 R_ARM_RELATIVE │ │ │ │ +00351314 00000017 R_ARM_RELATIVE │ │ │ │ +00351318 00000017 R_ARM_RELATIVE │ │ │ │ +0035131c 00000017 R_ARM_RELATIVE │ │ │ │ +00351320 00000017 R_ARM_RELATIVE │ │ │ │ +00351348 00000017 R_ARM_RELATIVE │ │ │ │ +00351350 00000017 R_ARM_RELATIVE │ │ │ │ +00351354 00000017 R_ARM_RELATIVE │ │ │ │ +00351380 00000017 R_ARM_RELATIVE │ │ │ │ +00351384 00000017 R_ARM_RELATIVE │ │ │ │ +00351388 00000017 R_ARM_RELATIVE │ │ │ │ +0035138c 00000017 R_ARM_RELATIVE │ │ │ │ +00351390 00000017 R_ARM_RELATIVE │ │ │ │ +0035139c 00000017 R_ARM_RELATIVE │ │ │ │ +003513a0 00000017 R_ARM_RELATIVE │ │ │ │ +003513a4 00000017 R_ARM_RELATIVE │ │ │ │ +003513a8 00000017 R_ARM_RELATIVE │ │ │ │ +003513b4 00000017 R_ARM_RELATIVE │ │ │ │ +003513b8 00000017 R_ARM_RELATIVE │ │ │ │ +003513bc 00000017 R_ARM_RELATIVE │ │ │ │ +003513c0 00000017 R_ARM_RELATIVE │ │ │ │ +003513c4 00000017 R_ARM_RELATIVE │ │ │ │ +003513cc 00000017 R_ARM_RELATIVE │ │ │ │ +003513d0 00000017 R_ARM_RELATIVE │ │ │ │ +003513d4 00000017 R_ARM_RELATIVE │ │ │ │ +003513d8 00000017 R_ARM_RELATIVE │ │ │ │ +003513e0 00000017 R_ARM_RELATIVE │ │ │ │ +003513e4 00000017 R_ARM_RELATIVE │ │ │ │ +003513e8 00000017 R_ARM_RELATIVE │ │ │ │ +003513ec 00000017 R_ARM_RELATIVE │ │ │ │ +003513f0 00000017 R_ARM_RELATIVE │ │ │ │ +003513f4 00000017 R_ARM_RELATIVE │ │ │ │ +003513f8 00000017 R_ARM_RELATIVE │ │ │ │ +003513fc 00000017 R_ARM_RELATIVE │ │ │ │ +00351400 00000017 R_ARM_RELATIVE │ │ │ │ +00351404 00000017 R_ARM_RELATIVE │ │ │ │ +00351408 00000017 R_ARM_RELATIVE │ │ │ │ +0035140c 00000017 R_ARM_RELATIVE │ │ │ │ +00351410 00000017 R_ARM_RELATIVE │ │ │ │ +00351414 00000017 R_ARM_RELATIVE │ │ │ │ +00351418 00000017 R_ARM_RELATIVE │ │ │ │ +00351420 00000017 R_ARM_RELATIVE │ │ │ │ +00351424 00000017 R_ARM_RELATIVE │ │ │ │ +00351428 00000017 R_ARM_RELATIVE │ │ │ │ +0035142c 00000017 R_ARM_RELATIVE │ │ │ │ +00351430 00000017 R_ARM_RELATIVE │ │ │ │ +00351434 00000017 R_ARM_RELATIVE │ │ │ │ +00351438 00000017 R_ARM_RELATIVE │ │ │ │ +0035143c 00000017 R_ARM_RELATIVE │ │ │ │ +00351440 00000017 R_ARM_RELATIVE │ │ │ │ +00351444 00000017 R_ARM_RELATIVE │ │ │ │ +00351448 00000017 R_ARM_RELATIVE │ │ │ │ +0035144c 00000017 R_ARM_RELATIVE │ │ │ │ +00351450 00000017 R_ARM_RELATIVE │ │ │ │ +00351454 00000017 R_ARM_RELATIVE │ │ │ │ +00351458 00000017 R_ARM_RELATIVE │ │ │ │ +0035145c 00000017 R_ARM_RELATIVE │ │ │ │ +00351460 00000017 R_ARM_RELATIVE │ │ │ │ +00351464 00000017 R_ARM_RELATIVE │ │ │ │ +00351468 00000017 R_ARM_RELATIVE │ │ │ │ +00351470 00000017 R_ARM_RELATIVE │ │ │ │ +00351474 00000017 R_ARM_RELATIVE │ │ │ │ +00351478 00000017 R_ARM_RELATIVE │ │ │ │ +0035147c 00000017 R_ARM_RELATIVE │ │ │ │ +00351480 00000017 R_ARM_RELATIVE │ │ │ │ +00351484 00000017 R_ARM_RELATIVE │ │ │ │ +00351488 00000017 R_ARM_RELATIVE │ │ │ │ +0035148c 00000017 R_ARM_RELATIVE │ │ │ │ +00351490 00000017 R_ARM_RELATIVE │ │ │ │ +00351494 00000017 R_ARM_RELATIVE │ │ │ │ +00351498 00000017 R_ARM_RELATIVE │ │ │ │ +0035149c 00000017 R_ARM_RELATIVE │ │ │ │ +003514a0 00000017 R_ARM_RELATIVE │ │ │ │ +003514a4 00000017 R_ARM_RELATIVE │ │ │ │ +003514a8 00000017 R_ARM_RELATIVE │ │ │ │ +003514ac 00000017 R_ARM_RELATIVE │ │ │ │ +003514b0 00000017 R_ARM_RELATIVE │ │ │ │ +003514b4 00000017 R_ARM_RELATIVE │ │ │ │ +003514b8 00000017 R_ARM_RELATIVE │ │ │ │ +003514bc 00000017 R_ARM_RELATIVE │ │ │ │ +003514c0 00000017 R_ARM_RELATIVE │ │ │ │ +003514c4 00000017 R_ARM_RELATIVE │ │ │ │ +003514c8 00000017 R_ARM_RELATIVE │ │ │ │ +003514cc 00000017 R_ARM_RELATIVE │ │ │ │ +003514d0 00000017 R_ARM_RELATIVE │ │ │ │ +003514d4 00000017 R_ARM_RELATIVE │ │ │ │ +003514d8 00000017 R_ARM_RELATIVE │ │ │ │ +003514dc 00000017 R_ARM_RELATIVE │ │ │ │ +003514e0 00000017 R_ARM_RELATIVE │ │ │ │ +003514e8 00000017 R_ARM_RELATIVE │ │ │ │ +003514f0 00000017 R_ARM_RELATIVE │ │ │ │ +003514f8 00000017 R_ARM_RELATIVE │ │ │ │ +00351500 00000017 R_ARM_RELATIVE │ │ │ │ +00351508 00000017 R_ARM_RELATIVE │ │ │ │ +00351510 00000017 R_ARM_RELATIVE │ │ │ │ +00351518 00000017 R_ARM_RELATIVE │ │ │ │ +00351520 00000017 R_ARM_RELATIVE │ │ │ │ +00351528 00000017 R_ARM_RELATIVE │ │ │ │ +00351530 00000017 R_ARM_RELATIVE │ │ │ │ +00351538 00000017 R_ARM_RELATIVE │ │ │ │ +00351540 00000017 R_ARM_RELATIVE │ │ │ │ +00351548 00000017 R_ARM_RELATIVE │ │ │ │ +00351550 00000017 R_ARM_RELATIVE │ │ │ │ +00351558 00000017 R_ARM_RELATIVE │ │ │ │ +00351560 00000017 R_ARM_RELATIVE │ │ │ │ +00351568 00000017 R_ARM_RELATIVE │ │ │ │ +00351570 00000017 R_ARM_RELATIVE │ │ │ │ +00351578 00000017 R_ARM_RELATIVE │ │ │ │ +00351580 00000017 R_ARM_RELATIVE │ │ │ │ +00351588 00000017 R_ARM_RELATIVE │ │ │ │ +0035158c 00000017 R_ARM_RELATIVE │ │ │ │ +00351590 00000017 R_ARM_RELATIVE │ │ │ │ +00351594 00000017 R_ARM_RELATIVE │ │ │ │ +00351598 00000017 R_ARM_RELATIVE │ │ │ │ +0035159c 00000017 R_ARM_RELATIVE │ │ │ │ +003515a0 00000017 R_ARM_RELATIVE │ │ │ │ +003515c4 00000017 R_ARM_RELATIVE │ │ │ │ +003515cc 00000017 R_ARM_RELATIVE │ │ │ │ +003515d4 00000017 R_ARM_RELATIVE │ │ │ │ +003515d8 00000017 R_ARM_RELATIVE │ │ │ │ +003515dc 00000017 R_ARM_RELATIVE │ │ │ │ +003515e0 00000017 R_ARM_RELATIVE │ │ │ │ +003515e4 00000017 R_ARM_RELATIVE │ │ │ │ +003515e8 00000017 R_ARM_RELATIVE │ │ │ │ +003515f0 00000017 R_ARM_RELATIVE │ │ │ │ +003515f4 00000017 R_ARM_RELATIVE │ │ │ │ +003515f8 00000017 R_ARM_RELATIVE │ │ │ │ +003515fc 00000017 R_ARM_RELATIVE │ │ │ │ +00351600 00000017 R_ARM_RELATIVE │ │ │ │ +00351604 00000017 R_ARM_RELATIVE │ │ │ │ +00351608 00000017 R_ARM_RELATIVE │ │ │ │ +0035160c 00000017 R_ARM_RELATIVE │ │ │ │ +00351610 00000017 R_ARM_RELATIVE │ │ │ │ +00351614 00000017 R_ARM_RELATIVE │ │ │ │ +00351618 00000017 R_ARM_RELATIVE │ │ │ │ +0035161c 00000017 R_ARM_RELATIVE │ │ │ │ +00351620 00000017 R_ARM_RELATIVE │ │ │ │ +00351624 00000017 R_ARM_RELATIVE │ │ │ │ +00351628 00000017 R_ARM_RELATIVE │ │ │ │ +0035162c 00000017 R_ARM_RELATIVE │ │ │ │ +00351630 00000017 R_ARM_RELATIVE │ │ │ │ +00351634 00000017 R_ARM_RELATIVE │ │ │ │ +00351638 00000017 R_ARM_RELATIVE │ │ │ │ +0035163c 00000017 R_ARM_RELATIVE │ │ │ │ +00351640 00000017 R_ARM_RELATIVE │ │ │ │ +00351644 00000017 R_ARM_RELATIVE │ │ │ │ +00351648 00000017 R_ARM_RELATIVE │ │ │ │ +0035164c 00000017 R_ARM_RELATIVE │ │ │ │ +00351650 00000017 R_ARM_RELATIVE │ │ │ │ +00351654 00000017 R_ARM_RELATIVE │ │ │ │ +00351658 00000017 R_ARM_RELATIVE │ │ │ │ +0035165c 00000017 R_ARM_RELATIVE │ │ │ │ +00351660 00000017 R_ARM_RELATIVE │ │ │ │ +00351664 00000017 R_ARM_RELATIVE │ │ │ │ +00351668 00000017 R_ARM_RELATIVE │ │ │ │ +0035166c 00000017 R_ARM_RELATIVE │ │ │ │ +00351670 00000017 R_ARM_RELATIVE │ │ │ │ +00351674 00000017 R_ARM_RELATIVE │ │ │ │ +00351678 00000017 R_ARM_RELATIVE │ │ │ │ +0035167c 00000017 R_ARM_RELATIVE │ │ │ │ +00351680 00000017 R_ARM_RELATIVE │ │ │ │ +00351684 00000017 R_ARM_RELATIVE │ │ │ │ +00351690 00000017 R_ARM_RELATIVE │ │ │ │ +00351694 00000017 R_ARM_RELATIVE │ │ │ │ +00351698 00000017 R_ARM_RELATIVE │ │ │ │ +0035169c 00000017 R_ARM_RELATIVE │ │ │ │ +003516a0 00000017 R_ARM_RELATIVE │ │ │ │ +003516a4 00000017 R_ARM_RELATIVE │ │ │ │ +003516a8 00000017 R_ARM_RELATIVE │ │ │ │ +003516ac 00000017 R_ARM_RELATIVE │ │ │ │ +003516b0 00000017 R_ARM_RELATIVE │ │ │ │ +003516b4 00000017 R_ARM_RELATIVE │ │ │ │ +003516b8 00000017 R_ARM_RELATIVE │ │ │ │ +003516bc 00000017 R_ARM_RELATIVE │ │ │ │ +003516c0 00000017 R_ARM_RELATIVE │ │ │ │ +003516c4 00000017 R_ARM_RELATIVE │ │ │ │ +003516c8 00000017 R_ARM_RELATIVE │ │ │ │ +003516cc 00000017 R_ARM_RELATIVE │ │ │ │ +003516d0 00000017 R_ARM_RELATIVE │ │ │ │ +003516d4 00000017 R_ARM_RELATIVE │ │ │ │ +003516d8 00000017 R_ARM_RELATIVE │ │ │ │ +003516dc 00000017 R_ARM_RELATIVE │ │ │ │ +003516e0 00000017 R_ARM_RELATIVE │ │ │ │ +003516e4 00000017 R_ARM_RELATIVE │ │ │ │ +003516e8 00000017 R_ARM_RELATIVE │ │ │ │ +003516ec 00000017 R_ARM_RELATIVE │ │ │ │ +003516f0 00000017 R_ARM_RELATIVE │ │ │ │ +003516f4 00000017 R_ARM_RELATIVE │ │ │ │ +003516f8 00000017 R_ARM_RELATIVE │ │ │ │ +003516fc 00000017 R_ARM_RELATIVE │ │ │ │ +00351704 00000017 R_ARM_RELATIVE │ │ │ │ +00351708 00000017 R_ARM_RELATIVE │ │ │ │ +0035170c 00000017 R_ARM_RELATIVE │ │ │ │ +00351710 00000017 R_ARM_RELATIVE │ │ │ │ +00351714 00000017 R_ARM_RELATIVE │ │ │ │ +00351718 00000017 R_ARM_RELATIVE │ │ │ │ +0035171c 00000017 R_ARM_RELATIVE │ │ │ │ +00351720 00000017 R_ARM_RELATIVE │ │ │ │ +00351748 00000017 R_ARM_RELATIVE │ │ │ │ +00351750 00000017 R_ARM_RELATIVE │ │ │ │ +00351754 00000017 R_ARM_RELATIVE │ │ │ │ +00351758 00000017 R_ARM_RELATIVE │ │ │ │ +0035175c 00000017 R_ARM_RELATIVE │ │ │ │ +00351760 00000017 R_ARM_RELATIVE │ │ │ │ +00351764 00000017 R_ARM_RELATIVE │ │ │ │ +00351768 00000017 R_ARM_RELATIVE │ │ │ │ +0035176c 00000017 R_ARM_RELATIVE │ │ │ │ +00351770 00000017 R_ARM_RELATIVE │ │ │ │ +00351774 00000017 R_ARM_RELATIVE │ │ │ │ +00351778 00000017 R_ARM_RELATIVE │ │ │ │ +0035177c 00000017 R_ARM_RELATIVE │ │ │ │ +00351780 00000017 R_ARM_RELATIVE │ │ │ │ +00351784 00000017 R_ARM_RELATIVE │ │ │ │ +00351788 00000017 R_ARM_RELATIVE │ │ │ │ +00351794 00000017 R_ARM_RELATIVE │ │ │ │ +00351798 00000017 R_ARM_RELATIVE │ │ │ │ +0035179c 00000017 R_ARM_RELATIVE │ │ │ │ +003517a0 00000017 R_ARM_RELATIVE │ │ │ │ +003517a4 00000017 R_ARM_RELATIVE │ │ │ │ +003517a8 00000017 R_ARM_RELATIVE │ │ │ │ +003517ac 00000017 R_ARM_RELATIVE │ │ │ │ +003517b0 00000017 R_ARM_RELATIVE │ │ │ │ +003517b4 00000017 R_ARM_RELATIVE │ │ │ │ +003517b8 00000017 R_ARM_RELATIVE │ │ │ │ +003517bc 00000017 R_ARM_RELATIVE │ │ │ │ +003517c0 00000017 R_ARM_RELATIVE │ │ │ │ +003517c4 00000017 R_ARM_RELATIVE │ │ │ │ +003517c8 00000017 R_ARM_RELATIVE │ │ │ │ +003517cc 00000017 R_ARM_RELATIVE │ │ │ │ +003517d0 00000017 R_ARM_RELATIVE │ │ │ │ +003517d4 00000017 R_ARM_RELATIVE │ │ │ │ +003517d8 00000017 R_ARM_RELATIVE │ │ │ │ +003517dc 00000017 R_ARM_RELATIVE │ │ │ │ +003517e0 00000017 R_ARM_RELATIVE │ │ │ │ +003517e4 00000017 R_ARM_RELATIVE │ │ │ │ +003517e8 00000017 R_ARM_RELATIVE │ │ │ │ +003517ec 00000017 R_ARM_RELATIVE │ │ │ │ +003517f0 00000017 R_ARM_RELATIVE │ │ │ │ +003517f4 00000017 R_ARM_RELATIVE │ │ │ │ +003517f8 00000017 R_ARM_RELATIVE │ │ │ │ +003517fc 00000017 R_ARM_RELATIVE │ │ │ │ +00351800 00000017 R_ARM_RELATIVE │ │ │ │ +00351804 00000017 R_ARM_RELATIVE │ │ │ │ +00351808 00000017 R_ARM_RELATIVE │ │ │ │ +0035180c 00000017 R_ARM_RELATIVE │ │ │ │ +00351810 00000017 R_ARM_RELATIVE │ │ │ │ +00351814 00000017 R_ARM_RELATIVE │ │ │ │ +00351818 00000017 R_ARM_RELATIVE │ │ │ │ +0035181c 00000017 R_ARM_RELATIVE │ │ │ │ +00351820 00000017 R_ARM_RELATIVE │ │ │ │ +00351850 00000017 R_ARM_RELATIVE │ │ │ │ +00351854 00000017 R_ARM_RELATIVE │ │ │ │ +00351858 00000017 R_ARM_RELATIVE │ │ │ │ +0035185c 00000017 R_ARM_RELATIVE │ │ │ │ +00351860 00000017 R_ARM_RELATIVE │ │ │ │ +00351864 00000017 R_ARM_RELATIVE │ │ │ │ +00351868 00000017 R_ARM_RELATIVE │ │ │ │ +0035186c 00000017 R_ARM_RELATIVE │ │ │ │ +00351870 00000017 R_ARM_RELATIVE │ │ │ │ +00351874 00000017 R_ARM_RELATIVE │ │ │ │ +00351878 00000017 R_ARM_RELATIVE │ │ │ │ +0035187c 00000017 R_ARM_RELATIVE │ │ │ │ +00351880 00000017 R_ARM_RELATIVE │ │ │ │ +00351884 00000017 R_ARM_RELATIVE │ │ │ │ +00351888 00000017 R_ARM_RELATIVE │ │ │ │ +0035188c 00000017 R_ARM_RELATIVE │ │ │ │ +00351890 00000017 R_ARM_RELATIVE │ │ │ │ +00351894 00000017 R_ARM_RELATIVE │ │ │ │ +00351898 00000017 R_ARM_RELATIVE │ │ │ │ +0035189c 00000017 R_ARM_RELATIVE │ │ │ │ +003518a0 00000017 R_ARM_RELATIVE │ │ │ │ +003518a4 00000017 R_ARM_RELATIVE │ │ │ │ +003518a8 00000017 R_ARM_RELATIVE │ │ │ │ +003518ac 00000017 R_ARM_RELATIVE │ │ │ │ +003518b0 00000017 R_ARM_RELATIVE │ │ │ │ +003518b4 00000017 R_ARM_RELATIVE │ │ │ │ +003518b8 00000017 R_ARM_RELATIVE │ │ │ │ +003518bc 00000017 R_ARM_RELATIVE │ │ │ │ +003518c0 00000017 R_ARM_RELATIVE │ │ │ │ +003518c4 00000017 R_ARM_RELATIVE │ │ │ │ +003518c8 00000017 R_ARM_RELATIVE │ │ │ │ +003518d0 00000017 R_ARM_RELATIVE │ │ │ │ +003518d4 00000017 R_ARM_RELATIVE │ │ │ │ +003518d8 00000017 R_ARM_RELATIVE │ │ │ │ +003518dc 00000017 R_ARM_RELATIVE │ │ │ │ +003518e0 00000017 R_ARM_RELATIVE │ │ │ │ +003518e4 00000017 R_ARM_RELATIVE │ │ │ │ +003518e8 00000017 R_ARM_RELATIVE │ │ │ │ +003518ec 00000017 R_ARM_RELATIVE │ │ │ │ +00351914 00000017 R_ARM_RELATIVE │ │ │ │ +0035191c 00000017 R_ARM_RELATIVE │ │ │ │ +00351920 00000017 R_ARM_RELATIVE │ │ │ │ +00351924 00000017 R_ARM_RELATIVE │ │ │ │ +00351928 00000017 R_ARM_RELATIVE │ │ │ │ +0035192c 00000017 R_ARM_RELATIVE │ │ │ │ +00351930 00000017 R_ARM_RELATIVE │ │ │ │ +00351934 00000017 R_ARM_RELATIVE │ │ │ │ +00351938 00000017 R_ARM_RELATIVE │ │ │ │ +0035193c 00000017 R_ARM_RELATIVE │ │ │ │ +00351940 00000017 R_ARM_RELATIVE │ │ │ │ +00351944 00000017 R_ARM_RELATIVE │ │ │ │ +00351960 00000017 R_ARM_RELATIVE │ │ │ │ +00351964 00000017 R_ARM_RELATIVE │ │ │ │ +00351968 00000017 R_ARM_RELATIVE │ │ │ │ +0035196c 00000017 R_ARM_RELATIVE │ │ │ │ +00351970 00000017 R_ARM_RELATIVE │ │ │ │ +00351974 00000017 R_ARM_RELATIVE │ │ │ │ +00351978 00000017 R_ARM_RELATIVE │ │ │ │ +0035197c 00000017 R_ARM_RELATIVE │ │ │ │ +00351980 00000017 R_ARM_RELATIVE │ │ │ │ +00351984 00000017 R_ARM_RELATIVE │ │ │ │ +00351988 00000017 R_ARM_RELATIVE │ │ │ │ +0035198c 00000017 R_ARM_RELATIVE │ │ │ │ +003519a4 00000017 R_ARM_RELATIVE │ │ │ │ +003519a8 00000017 R_ARM_RELATIVE │ │ │ │ +003519ac 00000017 R_ARM_RELATIVE │ │ │ │ +003519b0 00000017 R_ARM_RELATIVE │ │ │ │ +003519b4 00000017 R_ARM_RELATIVE │ │ │ │ +003519b8 00000017 R_ARM_RELATIVE │ │ │ │ +003519bc 00000017 R_ARM_RELATIVE │ │ │ │ +003519c0 00000017 R_ARM_RELATIVE │ │ │ │ +003519c4 00000017 R_ARM_RELATIVE │ │ │ │ +003519c8 00000017 R_ARM_RELATIVE │ │ │ │ +003519e8 00000017 R_ARM_RELATIVE │ │ │ │ +003519f0 00000017 R_ARM_RELATIVE │ │ │ │ +003519f8 00000017 R_ARM_RELATIVE │ │ │ │ +00351a00 00000017 R_ARM_RELATIVE │ │ │ │ +00351a08 00000017 R_ARM_RELATIVE │ │ │ │ +00351a10 00000017 R_ARM_RELATIVE │ │ │ │ +00351a18 00000017 R_ARM_RELATIVE │ │ │ │ +00351a20 00000017 R_ARM_RELATIVE │ │ │ │ +00351a28 00000017 R_ARM_RELATIVE │ │ │ │ +00351a30 00000017 R_ARM_RELATIVE │ │ │ │ +00351a38 00000017 R_ARM_RELATIVE │ │ │ │ +00351a40 00000017 R_ARM_RELATIVE │ │ │ │ +00351a48 00000017 R_ARM_RELATIVE │ │ │ │ +00351a50 00000017 R_ARM_RELATIVE │ │ │ │ +00351a58 00000017 R_ARM_RELATIVE │ │ │ │ +00351a60 00000017 R_ARM_RELATIVE │ │ │ │ +00351a68 00000017 R_ARM_RELATIVE │ │ │ │ +00351a70 00000017 R_ARM_RELATIVE │ │ │ │ +00351a78 00000017 R_ARM_RELATIVE │ │ │ │ +00351a80 00000017 R_ARM_RELATIVE │ │ │ │ +00351a88 00000017 R_ARM_RELATIVE │ │ │ │ +00351a90 00000017 R_ARM_RELATIVE │ │ │ │ +00351a98 00000017 R_ARM_RELATIVE │ │ │ │ +00351aa0 00000017 R_ARM_RELATIVE │ │ │ │ +00351aa8 00000017 R_ARM_RELATIVE │ │ │ │ +00351ab0 00000017 R_ARM_RELATIVE │ │ │ │ +00351ab8 00000017 R_ARM_RELATIVE │ │ │ │ +00351ac0 00000017 R_ARM_RELATIVE │ │ │ │ +00351ac8 00000017 R_ARM_RELATIVE │ │ │ │ +00351ad0 00000017 R_ARM_RELATIVE │ │ │ │ +00351ad8 00000017 R_ARM_RELATIVE │ │ │ │ +00351ae8 00000017 R_ARM_RELATIVE │ │ │ │ +00351aec 00000017 R_ARM_RELATIVE │ │ │ │ +00351af0 00000017 R_ARM_RELATIVE │ │ │ │ +00351af4 00000017 R_ARM_RELATIVE │ │ │ │ +00351af8 00000017 R_ARM_RELATIVE │ │ │ │ +00351afc 00000017 R_ARM_RELATIVE │ │ │ │ +00351b2c 00000017 R_ARM_RELATIVE │ │ │ │ +00351b30 00000017 R_ARM_RELATIVE │ │ │ │ +00351b34 00000017 R_ARM_RELATIVE │ │ │ │ +00351b38 00000017 R_ARM_RELATIVE │ │ │ │ +00351b3c 00000017 R_ARM_RELATIVE │ │ │ │ +00351b40 00000017 R_ARM_RELATIVE │ │ │ │ +00351b70 00000017 R_ARM_RELATIVE │ │ │ │ +00351b74 00000017 R_ARM_RELATIVE │ │ │ │ +00351b78 00000017 R_ARM_RELATIVE │ │ │ │ +00351b7c 00000017 R_ARM_RELATIVE │ │ │ │ +00351b80 00000017 R_ARM_RELATIVE │ │ │ │ +00351b84 00000017 R_ARM_RELATIVE │ │ │ │ +00351bb4 00000017 R_ARM_RELATIVE │ │ │ │ +00351bb8 00000017 R_ARM_RELATIVE │ │ │ │ +00351bbc 00000017 R_ARM_RELATIVE │ │ │ │ +00351bc0 00000017 R_ARM_RELATIVE │ │ │ │ +00351bc4 00000017 R_ARM_RELATIVE │ │ │ │ +00351bc8 00000017 R_ARM_RELATIVE │ │ │ │ +00351bcc 00000017 R_ARM_RELATIVE │ │ │ │ +00351bd0 00000017 R_ARM_RELATIVE │ │ │ │ +00351bd4 00000017 R_ARM_RELATIVE │ │ │ │ +00351bd8 00000017 R_ARM_RELATIVE │ │ │ │ +00351bdc 00000017 R_ARM_RELATIVE │ │ │ │ +00351be0 00000017 R_ARM_RELATIVE │ │ │ │ +00351be4 00000017 R_ARM_RELATIVE │ │ │ │ +00351be8 00000017 R_ARM_RELATIVE │ │ │ │ +00351bec 00000017 R_ARM_RELATIVE │ │ │ │ +00351bf4 00000017 R_ARM_RELATIVE │ │ │ │ +00351bf8 00000017 R_ARM_RELATIVE │ │ │ │ +00351bfc 00000017 R_ARM_RELATIVE │ │ │ │ +00351c00 00000017 R_ARM_RELATIVE │ │ │ │ +00351c04 00000017 R_ARM_RELATIVE │ │ │ │ +00351c08 00000017 R_ARM_RELATIVE │ │ │ │ +00351c38 00000017 R_ARM_RELATIVE │ │ │ │ +00351c40 00000017 R_ARM_RELATIVE │ │ │ │ +00351c44 00000017 R_ARM_RELATIVE │ │ │ │ +00351c48 00000017 R_ARM_RELATIVE │ │ │ │ +00351c4c 00000017 R_ARM_RELATIVE │ │ │ │ +00351c50 00000017 R_ARM_RELATIVE │ │ │ │ +00351c54 00000017 R_ARM_RELATIVE │ │ │ │ +00351c58 00000017 R_ARM_RELATIVE │ │ │ │ +00351c5c 00000017 R_ARM_RELATIVE │ │ │ │ +00351c60 00000017 R_ARM_RELATIVE │ │ │ │ +00351c64 00000017 R_ARM_RELATIVE │ │ │ │ +00351c68 00000017 R_ARM_RELATIVE │ │ │ │ +00351c6c 00000017 R_ARM_RELATIVE │ │ │ │ +00351c70 00000017 R_ARM_RELATIVE │ │ │ │ +00351c74 00000017 R_ARM_RELATIVE │ │ │ │ +00351c78 00000017 R_ARM_RELATIVE │ │ │ │ +00351ca0 00000017 R_ARM_RELATIVE │ │ │ │ +00351ca8 00000017 R_ARM_RELATIVE │ │ │ │ +00351cac 00000017 R_ARM_RELATIVE │ │ │ │ +00351cb0 00000017 R_ARM_RELATIVE │ │ │ │ +00351cb4 00000017 R_ARM_RELATIVE │ │ │ │ +00351cb8 00000017 R_ARM_RELATIVE │ │ │ │ +00351cbc 00000017 R_ARM_RELATIVE │ │ │ │ +00351cc0 00000017 R_ARM_RELATIVE │ │ │ │ +00351cc4 00000017 R_ARM_RELATIVE │ │ │ │ +00351cc8 00000017 R_ARM_RELATIVE │ │ │ │ +00351ccc 00000017 R_ARM_RELATIVE │ │ │ │ +00351cd0 00000017 R_ARM_RELATIVE │ │ │ │ +00351cd4 00000017 R_ARM_RELATIVE │ │ │ │ +00351cd8 00000017 R_ARM_RELATIVE │ │ │ │ +00351cdc 00000017 R_ARM_RELATIVE │ │ │ │ +00351ce0 00000017 R_ARM_RELATIVE │ │ │ │ +00351ce4 00000017 R_ARM_RELATIVE │ │ │ │ +00351ce8 00000017 R_ARM_RELATIVE │ │ │ │ +00351cec 00000017 R_ARM_RELATIVE │ │ │ │ +00351cf0 00000017 R_ARM_RELATIVE │ │ │ │ +00351cf4 00000017 R_ARM_RELATIVE │ │ │ │ +00351cf8 00000017 R_ARM_RELATIVE │ │ │ │ +00351cfc 00000017 R_ARM_RELATIVE │ │ │ │ +00351d00 00000017 R_ARM_RELATIVE │ │ │ │ +00351d04 00000017 R_ARM_RELATIVE │ │ │ │ +00351d08 00000017 R_ARM_RELATIVE │ │ │ │ +00351d0c 00000017 R_ARM_RELATIVE │ │ │ │ +00351d10 00000017 R_ARM_RELATIVE │ │ │ │ +00351d14 00000017 R_ARM_RELATIVE │ │ │ │ +00351d18 00000017 R_ARM_RELATIVE │ │ │ │ +00351d1c 00000017 R_ARM_RELATIVE │ │ │ │ +00351d20 00000017 R_ARM_RELATIVE │ │ │ │ +00351d24 00000017 R_ARM_RELATIVE │ │ │ │ +00351d28 00000017 R_ARM_RELATIVE │ │ │ │ +00351d2c 00000017 R_ARM_RELATIVE │ │ │ │ +00351d34 00000017 R_ARM_RELATIVE │ │ │ │ +00351d38 00000017 R_ARM_RELATIVE │ │ │ │ +00351d40 00000017 R_ARM_RELATIVE │ │ │ │ +00351d44 00000017 R_ARM_RELATIVE │ │ │ │ +00351d4c 00000017 R_ARM_RELATIVE │ │ │ │ +00351d50 00000017 R_ARM_RELATIVE │ │ │ │ +00351d58 00000017 R_ARM_RELATIVE │ │ │ │ +00351d5c 00000017 R_ARM_RELATIVE │ │ │ │ +00351d64 00000017 R_ARM_RELATIVE │ │ │ │ +00351d68 00000017 R_ARM_RELATIVE │ │ │ │ +00351d70 00000017 R_ARM_RELATIVE │ │ │ │ +00351d74 00000017 R_ARM_RELATIVE │ │ │ │ +00351d7c 00000017 R_ARM_RELATIVE │ │ │ │ +00351d80 00000017 R_ARM_RELATIVE │ │ │ │ +00351d88 00000017 R_ARM_RELATIVE │ │ │ │ +00351d8c 00000017 R_ARM_RELATIVE │ │ │ │ +00351d94 00000017 R_ARM_RELATIVE │ │ │ │ +00351d98 00000017 R_ARM_RELATIVE │ │ │ │ +00351da0 00000017 R_ARM_RELATIVE │ │ │ │ +00351da4 00000017 R_ARM_RELATIVE │ │ │ │ +00351dac 00000017 R_ARM_RELATIVE │ │ │ │ +00351db0 00000017 R_ARM_RELATIVE │ │ │ │ +00351db8 00000017 R_ARM_RELATIVE │ │ │ │ +00351dbc 00000017 R_ARM_RELATIVE │ │ │ │ +00351dc4 00000017 R_ARM_RELATIVE │ │ │ │ +00351dc8 00000017 R_ARM_RELATIVE │ │ │ │ +00351dd0 00000017 R_ARM_RELATIVE │ │ │ │ +00351dd4 00000017 R_ARM_RELATIVE │ │ │ │ +00351ddc 00000017 R_ARM_RELATIVE │ │ │ │ +00351de0 00000017 R_ARM_RELATIVE │ │ │ │ +00351df4 00000017 R_ARM_RELATIVE │ │ │ │ +00351dfc 00000017 R_ARM_RELATIVE │ │ │ │ +00351e00 00000017 R_ARM_RELATIVE │ │ │ │ +00351e04 00000017 R_ARM_RELATIVE │ │ │ │ +00351e08 00000017 R_ARM_RELATIVE │ │ │ │ +00351e0c 00000017 R_ARM_RELATIVE │ │ │ │ +00351e10 00000017 R_ARM_RELATIVE │ │ │ │ +00351e14 00000017 R_ARM_RELATIVE │ │ │ │ +00351e18 00000017 R_ARM_RELATIVE │ │ │ │ +00351e40 00000017 R_ARM_RELATIVE │ │ │ │ +00351e48 00000017 R_ARM_RELATIVE │ │ │ │ +00351e4c 00000017 R_ARM_RELATIVE │ │ │ │ +00351e50 00000017 R_ARM_RELATIVE │ │ │ │ +00351e54 00000017 R_ARM_RELATIVE │ │ │ │ +00351e58 00000017 R_ARM_RELATIVE │ │ │ │ +00351e68 00000017 R_ARM_RELATIVE │ │ │ │ +00351e6c 00000017 R_ARM_RELATIVE │ │ │ │ +00351e70 00000017 R_ARM_RELATIVE │ │ │ │ +00351e7c 00000017 R_ARM_RELATIVE │ │ │ │ +00351e80 00000017 R_ARM_RELATIVE │ │ │ │ +00351e84 00000017 R_ARM_RELATIVE │ │ │ │ +00351e88 00000017 R_ARM_RELATIVE │ │ │ │ +00351e8c 00000017 R_ARM_RELATIVE │ │ │ │ +00351e90 00000017 R_ARM_RELATIVE │ │ │ │ +00351e94 00000017 R_ARM_RELATIVE │ │ │ │ +00351e98 00000017 R_ARM_RELATIVE │ │ │ │ +00351e9c 00000017 R_ARM_RELATIVE │ │ │ │ +00351ea0 00000017 R_ARM_RELATIVE │ │ │ │ +00351ea4 00000017 R_ARM_RELATIVE │ │ │ │ +00351ea8 00000017 R_ARM_RELATIVE │ │ │ │ +00351eb0 00000017 R_ARM_RELATIVE │ │ │ │ +00351eb4 00000017 R_ARM_RELATIVE │ │ │ │ +00351eb8 00000017 R_ARM_RELATIVE │ │ │ │ +00351ebc 00000017 R_ARM_RELATIVE │ │ │ │ +00351ec0 00000017 R_ARM_RELATIVE │ │ │ │ +00351ec4 00000017 R_ARM_RELATIVE │ │ │ │ +00351ec8 00000017 R_ARM_RELATIVE │ │ │ │ +00351ecc 00000017 R_ARM_RELATIVE │ │ │ │ +00351ed0 00000017 R_ARM_RELATIVE │ │ │ │ +00351ed4 00000017 R_ARM_RELATIVE │ │ │ │ +00351ed8 00000017 R_ARM_RELATIVE │ │ │ │ +00351edc 00000017 R_ARM_RELATIVE │ │ │ │ +00351ee0 00000017 R_ARM_RELATIVE │ │ │ │ +00351ee4 00000017 R_ARM_RELATIVE │ │ │ │ +00351eec 00000017 R_ARM_RELATIVE │ │ │ │ +00351ef0 00000017 R_ARM_RELATIVE │ │ │ │ +00351ef4 00000017 R_ARM_RELATIVE │ │ │ │ +00351ef8 00000017 R_ARM_RELATIVE │ │ │ │ +00351efc 00000017 R_ARM_RELATIVE │ │ │ │ +00351f00 00000017 R_ARM_RELATIVE │ │ │ │ +00351f04 00000017 R_ARM_RELATIVE │ │ │ │ +00351f08 00000017 R_ARM_RELATIVE │ │ │ │ +00351f30 00000017 R_ARM_RELATIVE │ │ │ │ +00351f38 00000017 R_ARM_RELATIVE │ │ │ │ +00351f3c 00000017 R_ARM_RELATIVE │ │ │ │ +00351f40 00000017 R_ARM_RELATIVE │ │ │ │ +00351f44 00000017 R_ARM_RELATIVE │ │ │ │ +00351f48 00000017 R_ARM_RELATIVE │ │ │ │ +00351f4c 00000017 R_ARM_RELATIVE │ │ │ │ +00351f50 00000017 R_ARM_RELATIVE │ │ │ │ +00351f54 00000017 R_ARM_RELATIVE │ │ │ │ +00351f58 00000017 R_ARM_RELATIVE │ │ │ │ +00351f5c 00000017 R_ARM_RELATIVE │ │ │ │ +00351f60 00000017 R_ARM_RELATIVE │ │ │ │ +00351f64 00000017 R_ARM_RELATIVE │ │ │ │ +00351f68 00000017 R_ARM_RELATIVE │ │ │ │ +00351f6c 00000017 R_ARM_RELATIVE │ │ │ │ +00351f70 00000017 R_ARM_RELATIVE │ │ │ │ +00351f74 00000017 R_ARM_RELATIVE │ │ │ │ +00351f78 00000017 R_ARM_RELATIVE │ │ │ │ +00351f7c 00000017 R_ARM_RELATIVE │ │ │ │ +00351f80 00000017 R_ARM_RELATIVE │ │ │ │ +00351f84 00000017 R_ARM_RELATIVE │ │ │ │ +00351f88 00000017 R_ARM_RELATIVE │ │ │ │ +00351f8c 00000017 R_ARM_RELATIVE │ │ │ │ +00351f90 00000017 R_ARM_RELATIVE │ │ │ │ +00351f94 00000017 R_ARM_RELATIVE │ │ │ │ +00351f98 00000017 R_ARM_RELATIVE │ │ │ │ +00351f9c 00000017 R_ARM_RELATIVE │ │ │ │ +00351fa0 00000017 R_ARM_RELATIVE │ │ │ │ +00351fa4 00000017 R_ARM_RELATIVE │ │ │ │ +00351fa8 00000017 R_ARM_RELATIVE │ │ │ │ +00351fb4 00000017 R_ARM_RELATIVE │ │ │ │ +00351fb8 00000017 R_ARM_RELATIVE │ │ │ │ +00351fbc 00000017 R_ARM_RELATIVE │ │ │ │ +00351fc0 00000017 R_ARM_RELATIVE │ │ │ │ +00351fc4 00000017 R_ARM_RELATIVE │ │ │ │ +00351fd0 00000017 R_ARM_RELATIVE │ │ │ │ +00351fd4 00000017 R_ARM_RELATIVE │ │ │ │ +00351fdc 00000017 R_ARM_RELATIVE │ │ │ │ +00351fe0 00000017 R_ARM_RELATIVE │ │ │ │ +00351fe4 00000017 R_ARM_RELATIVE │ │ │ │ +00351fe8 00000017 R_ARM_RELATIVE │ │ │ │ +00351fec 00000017 R_ARM_RELATIVE │ │ │ │ +00351ff0 00000017 R_ARM_RELATIVE │ │ │ │ +00351ff4 00000017 R_ARM_RELATIVE │ │ │ │ +00351ff8 00000017 R_ARM_RELATIVE │ │ │ │ +00351ffc 00000017 R_ARM_RELATIVE │ │ │ │ +00352000 00000017 R_ARM_RELATIVE │ │ │ │ +00352004 00000017 R_ARM_RELATIVE │ │ │ │ +00352008 00000017 R_ARM_RELATIVE │ │ │ │ +0035200c 00000017 R_ARM_RELATIVE │ │ │ │ +00352010 00000017 R_ARM_RELATIVE │ │ │ │ +00352014 00000017 R_ARM_RELATIVE │ │ │ │ +00352018 00000017 R_ARM_RELATIVE │ │ │ │ +0035201c 00000017 R_ARM_RELATIVE │ │ │ │ +00352020 00000017 R_ARM_RELATIVE │ │ │ │ +00352024 00000017 R_ARM_RELATIVE │ │ │ │ +00352028 00000017 R_ARM_RELATIVE │ │ │ │ +0035202c 00000017 R_ARM_RELATIVE │ │ │ │ +00352030 00000017 R_ARM_RELATIVE │ │ │ │ +00352034 00000017 R_ARM_RELATIVE │ │ │ │ +00352038 00000017 R_ARM_RELATIVE │ │ │ │ +0035203c 00000017 R_ARM_RELATIVE │ │ │ │ +00352040 00000017 R_ARM_RELATIVE │ │ │ │ +00352060 00000017 R_ARM_RELATIVE │ │ │ │ +00352064 00000017 R_ARM_RELATIVE │ │ │ │ +00352068 00000017 R_ARM_RELATIVE │ │ │ │ +00352088 00000017 R_ARM_RELATIVE │ │ │ │ +0035208c 00000017 R_ARM_RELATIVE │ │ │ │ +00352090 00000017 R_ARM_RELATIVE │ │ │ │ +003520b0 00000017 R_ARM_RELATIVE │ │ │ │ +003520b4 00000017 R_ARM_RELATIVE │ │ │ │ +003520b8 00000017 R_ARM_RELATIVE │ │ │ │ +003520d8 00000017 R_ARM_RELATIVE │ │ │ │ +003520dc 00000017 R_ARM_RELATIVE │ │ │ │ +003520e0 00000017 R_ARM_RELATIVE │ │ │ │ +00352100 00000017 R_ARM_RELATIVE │ │ │ │ +00352104 00000017 R_ARM_RELATIVE │ │ │ │ +00352108 00000017 R_ARM_RELATIVE │ │ │ │ +00352128 00000017 R_ARM_RELATIVE │ │ │ │ +0035212c 00000017 R_ARM_RELATIVE │ │ │ │ +00352130 00000017 R_ARM_RELATIVE │ │ │ │ +00352150 00000017 R_ARM_RELATIVE │ │ │ │ +00352154 00000017 R_ARM_RELATIVE │ │ │ │ +00352158 00000017 R_ARM_RELATIVE │ │ │ │ +00352178 00000017 R_ARM_RELATIVE │ │ │ │ +0035217c 00000017 R_ARM_RELATIVE │ │ │ │ +00352180 00000017 R_ARM_RELATIVE │ │ │ │ +003521a0 00000017 R_ARM_RELATIVE │ │ │ │ +003521a4 00000017 R_ARM_RELATIVE │ │ │ │ +003521a8 00000017 R_ARM_RELATIVE │ │ │ │ +003521c8 00000017 R_ARM_RELATIVE │ │ │ │ +003521cc 00000017 R_ARM_RELATIVE │ │ │ │ +003521d0 00000017 R_ARM_RELATIVE │ │ │ │ +003521f0 00000017 R_ARM_RELATIVE │ │ │ │ +003521f4 00000017 R_ARM_RELATIVE │ │ │ │ +003521f8 00000017 R_ARM_RELATIVE │ │ │ │ +00352218 00000017 R_ARM_RELATIVE │ │ │ │ +0035221c 00000017 R_ARM_RELATIVE │ │ │ │ +00352220 00000017 R_ARM_RELATIVE │ │ │ │ +00352240 00000017 R_ARM_RELATIVE │ │ │ │ +00352244 00000017 R_ARM_RELATIVE │ │ │ │ +00352248 00000017 R_ARM_RELATIVE │ │ │ │ +00352268 00000017 R_ARM_RELATIVE │ │ │ │ +0035226c 00000017 R_ARM_RELATIVE │ │ │ │ +00352270 00000017 R_ARM_RELATIVE │ │ │ │ +00352290 00000017 R_ARM_RELATIVE │ │ │ │ +00352294 00000017 R_ARM_RELATIVE │ │ │ │ +00352298 00000017 R_ARM_RELATIVE │ │ │ │ +003522b8 00000017 R_ARM_RELATIVE │ │ │ │ +003522bc 00000017 R_ARM_RELATIVE │ │ │ │ +003522c0 00000017 R_ARM_RELATIVE │ │ │ │ +003522e0 00000017 R_ARM_RELATIVE │ │ │ │ +003522e4 00000017 R_ARM_RELATIVE │ │ │ │ +003522e8 00000017 R_ARM_RELATIVE │ │ │ │ +00352308 00000017 R_ARM_RELATIVE │ │ │ │ +0035230c 00000017 R_ARM_RELATIVE │ │ │ │ +00352310 00000017 R_ARM_RELATIVE │ │ │ │ +00352330 00000017 R_ARM_RELATIVE │ │ │ │ +00352334 00000017 R_ARM_RELATIVE │ │ │ │ +00352338 00000017 R_ARM_RELATIVE │ │ │ │ +00352358 00000017 R_ARM_RELATIVE │ │ │ │ +0035235c 00000017 R_ARM_RELATIVE │ │ │ │ +00352360 00000017 R_ARM_RELATIVE │ │ │ │ +00352380 00000017 R_ARM_RELATIVE │ │ │ │ +00352384 00000017 R_ARM_RELATIVE │ │ │ │ +00352388 00000017 R_ARM_RELATIVE │ │ │ │ +003523a8 00000017 R_ARM_RELATIVE │ │ │ │ +003523ac 00000017 R_ARM_RELATIVE │ │ │ │ +003523b0 00000017 R_ARM_RELATIVE │ │ │ │ +003523d0 00000017 R_ARM_RELATIVE │ │ │ │ +003523d4 00000017 R_ARM_RELATIVE │ │ │ │ +003523d8 00000017 R_ARM_RELATIVE │ │ │ │ +003523f8 00000017 R_ARM_RELATIVE │ │ │ │ +003523fc 00000017 R_ARM_RELATIVE │ │ │ │ +00352400 00000017 R_ARM_RELATIVE │ │ │ │ +00352420 00000017 R_ARM_RELATIVE │ │ │ │ +00352424 00000017 R_ARM_RELATIVE │ │ │ │ +00352428 00000017 R_ARM_RELATIVE │ │ │ │ +00352448 00000017 R_ARM_RELATIVE │ │ │ │ +0035244c 00000017 R_ARM_RELATIVE │ │ │ │ +00352450 00000017 R_ARM_RELATIVE │ │ │ │ +00352470 00000017 R_ARM_RELATIVE │ │ │ │ +00352474 00000017 R_ARM_RELATIVE │ │ │ │ +00352478 00000017 R_ARM_RELATIVE │ │ │ │ +00352498 00000017 R_ARM_RELATIVE │ │ │ │ +0035249c 00000017 R_ARM_RELATIVE │ │ │ │ +003524a0 00000017 R_ARM_RELATIVE │ │ │ │ +003524c0 00000017 R_ARM_RELATIVE │ │ │ │ +003524c4 00000017 R_ARM_RELATIVE │ │ │ │ +003524c8 00000017 R_ARM_RELATIVE │ │ │ │ +003524e8 00000017 R_ARM_RELATIVE │ │ │ │ +003524ec 00000017 R_ARM_RELATIVE │ │ │ │ +003524f0 00000017 R_ARM_RELATIVE │ │ │ │ +00352510 00000017 R_ARM_RELATIVE │ │ │ │ +00352514 00000017 R_ARM_RELATIVE │ │ │ │ +00352518 00000017 R_ARM_RELATIVE │ │ │ │ +00352538 00000017 R_ARM_RELATIVE │ │ │ │ +0035253c 00000017 R_ARM_RELATIVE │ │ │ │ +00352540 00000017 R_ARM_RELATIVE │ │ │ │ +00352560 00000017 R_ARM_RELATIVE │ │ │ │ +00352564 00000017 R_ARM_RELATIVE │ │ │ │ +00352568 00000017 R_ARM_RELATIVE │ │ │ │ +00352588 00000017 R_ARM_RELATIVE │ │ │ │ +0035258c 00000017 R_ARM_RELATIVE │ │ │ │ +00352590 00000017 R_ARM_RELATIVE │ │ │ │ +003525b0 00000017 R_ARM_RELATIVE │ │ │ │ +003525b4 00000017 R_ARM_RELATIVE │ │ │ │ +003525b8 00000017 R_ARM_RELATIVE │ │ │ │ +003525d8 00000017 R_ARM_RELATIVE │ │ │ │ +003525dc 00000017 R_ARM_RELATIVE │ │ │ │ +003525e0 00000017 R_ARM_RELATIVE │ │ │ │ +00352600 00000017 R_ARM_RELATIVE │ │ │ │ +00352604 00000017 R_ARM_RELATIVE │ │ │ │ +00352608 00000017 R_ARM_RELATIVE │ │ │ │ +00352620 00000017 R_ARM_RELATIVE │ │ │ │ +00352628 00000017 R_ARM_RELATIVE │ │ │ │ +0035262c 00000017 R_ARM_RELATIVE │ │ │ │ +00352630 00000017 R_ARM_RELATIVE │ │ │ │ +00352648 00000017 R_ARM_RELATIVE │ │ │ │ +00352650 00000017 R_ARM_RELATIVE │ │ │ │ +00352654 00000017 R_ARM_RELATIVE │ │ │ │ +00352658 00000017 R_ARM_RELATIVE │ │ │ │ +00352670 00000017 R_ARM_RELATIVE │ │ │ │ +00352678 00000017 R_ARM_RELATIVE │ │ │ │ +0035267c 00000017 R_ARM_RELATIVE │ │ │ │ +00352680 00000017 R_ARM_RELATIVE │ │ │ │ +00352698 00000017 R_ARM_RELATIVE │ │ │ │ +003526a0 00000017 R_ARM_RELATIVE │ │ │ │ +003526a4 00000017 R_ARM_RELATIVE │ │ │ │ +003526a8 00000017 R_ARM_RELATIVE │ │ │ │ +003526c0 00000017 R_ARM_RELATIVE │ │ │ │ +003526c8 00000017 R_ARM_RELATIVE │ │ │ │ +003526cc 00000017 R_ARM_RELATIVE │ │ │ │ +003526d0 00000017 R_ARM_RELATIVE │ │ │ │ +003526f0 00000017 R_ARM_RELATIVE │ │ │ │ +003526f4 00000017 R_ARM_RELATIVE │ │ │ │ +003526f8 00000017 R_ARM_RELATIVE │ │ │ │ +00352718 00000017 R_ARM_RELATIVE │ │ │ │ +0035271c 00000017 R_ARM_RELATIVE │ │ │ │ +00352720 00000017 R_ARM_RELATIVE │ │ │ │ +00352740 00000017 R_ARM_RELATIVE │ │ │ │ +00352744 00000017 R_ARM_RELATIVE │ │ │ │ +00352748 00000017 R_ARM_RELATIVE │ │ │ │ +00352768 00000017 R_ARM_RELATIVE │ │ │ │ +0035276c 00000017 R_ARM_RELATIVE │ │ │ │ +00352770 00000017 R_ARM_RELATIVE │ │ │ │ +00352790 00000017 R_ARM_RELATIVE │ │ │ │ +00352794 00000017 R_ARM_RELATIVE │ │ │ │ +00352798 00000017 R_ARM_RELATIVE │ │ │ │ +003527b8 00000017 R_ARM_RELATIVE │ │ │ │ +003527bc 00000017 R_ARM_RELATIVE │ │ │ │ +003527c0 00000017 R_ARM_RELATIVE │ │ │ │ +003527e0 00000017 R_ARM_RELATIVE │ │ │ │ +003527e4 00000017 R_ARM_RELATIVE │ │ │ │ +003527e8 00000017 R_ARM_RELATIVE │ │ │ │ +00352808 00000017 R_ARM_RELATIVE │ │ │ │ +0035280c 00000017 R_ARM_RELATIVE │ │ │ │ +00352810 00000017 R_ARM_RELATIVE │ │ │ │ +00352830 00000017 R_ARM_RELATIVE │ │ │ │ +00352834 00000017 R_ARM_RELATIVE │ │ │ │ +00352838 00000017 R_ARM_RELATIVE │ │ │ │ +00352858 00000017 R_ARM_RELATIVE │ │ │ │ +0035285c 00000017 R_ARM_RELATIVE │ │ │ │ +00352860 00000017 R_ARM_RELATIVE │ │ │ │ +00352880 00000017 R_ARM_RELATIVE │ │ │ │ +00352884 00000017 R_ARM_RELATIVE │ │ │ │ +00352888 00000017 R_ARM_RELATIVE │ │ │ │ +003528a8 00000017 R_ARM_RELATIVE │ │ │ │ +003528ac 00000017 R_ARM_RELATIVE │ │ │ │ +003528b0 00000017 R_ARM_RELATIVE │ │ │ │ +003528d0 00000017 R_ARM_RELATIVE │ │ │ │ +003528d4 00000017 R_ARM_RELATIVE │ │ │ │ +003528d8 00000017 R_ARM_RELATIVE │ │ │ │ +003528f8 00000017 R_ARM_RELATIVE │ │ │ │ +003528fc 00000017 R_ARM_RELATIVE │ │ │ │ +00352900 00000017 R_ARM_RELATIVE │ │ │ │ +00352920 00000017 R_ARM_RELATIVE │ │ │ │ +00352924 00000017 R_ARM_RELATIVE │ │ │ │ +00352928 00000017 R_ARM_RELATIVE │ │ │ │ +00352948 00000017 R_ARM_RELATIVE │ │ │ │ +0035294c 00000017 R_ARM_RELATIVE │ │ │ │ +00352950 00000017 R_ARM_RELATIVE │ │ │ │ +00352970 00000017 R_ARM_RELATIVE │ │ │ │ +00352974 00000017 R_ARM_RELATIVE │ │ │ │ +00352978 00000017 R_ARM_RELATIVE │ │ │ │ +00352998 00000017 R_ARM_RELATIVE │ │ │ │ +0035299c 00000017 R_ARM_RELATIVE │ │ │ │ +003529a0 00000017 R_ARM_RELATIVE │ │ │ │ +003529c0 00000017 R_ARM_RELATIVE │ │ │ │ +003529c4 00000017 R_ARM_RELATIVE │ │ │ │ +003529c8 00000017 R_ARM_RELATIVE │ │ │ │ +003529e8 00000017 R_ARM_RELATIVE │ │ │ │ +003529ec 00000017 R_ARM_RELATIVE │ │ │ │ +003529f0 00000017 R_ARM_RELATIVE │ │ │ │ +00352a10 00000017 R_ARM_RELATIVE │ │ │ │ +00352a14 00000017 R_ARM_RELATIVE │ │ │ │ +00352a18 00000017 R_ARM_RELATIVE │ │ │ │ +00352a38 00000017 R_ARM_RELATIVE │ │ │ │ +00352a3c 00000017 R_ARM_RELATIVE │ │ │ │ +00352a40 00000017 R_ARM_RELATIVE │ │ │ │ +00352a60 00000017 R_ARM_RELATIVE │ │ │ │ +00352a64 00000017 R_ARM_RELATIVE │ │ │ │ +00352a68 00000017 R_ARM_RELATIVE │ │ │ │ +00352a88 00000017 R_ARM_RELATIVE │ │ │ │ +00352a8c 00000017 R_ARM_RELATIVE │ │ │ │ +00352a90 00000017 R_ARM_RELATIVE │ │ │ │ +00352ab0 00000017 R_ARM_RELATIVE │ │ │ │ +00352ab4 00000017 R_ARM_RELATIVE │ │ │ │ +00352ab8 00000017 R_ARM_RELATIVE │ │ │ │ +00352ad8 00000017 R_ARM_RELATIVE │ │ │ │ +00352adc 00000017 R_ARM_RELATIVE │ │ │ │ +00352ae0 00000017 R_ARM_RELATIVE │ │ │ │ +00352b00 00000017 R_ARM_RELATIVE │ │ │ │ +00352b04 00000017 R_ARM_RELATIVE │ │ │ │ +00352b08 00000017 R_ARM_RELATIVE │ │ │ │ +00352b28 00000017 R_ARM_RELATIVE │ │ │ │ +00352b2c 00000017 R_ARM_RELATIVE │ │ │ │ +00352b30 00000017 R_ARM_RELATIVE │ │ │ │ +00352b50 00000017 R_ARM_RELATIVE │ │ │ │ +00352b54 00000017 R_ARM_RELATIVE │ │ │ │ +00352b58 00000017 R_ARM_RELATIVE │ │ │ │ +00352b78 00000017 R_ARM_RELATIVE │ │ │ │ +00352b7c 00000017 R_ARM_RELATIVE │ │ │ │ +00352b80 00000017 R_ARM_RELATIVE │ │ │ │ +00352ba0 00000017 R_ARM_RELATIVE │ │ │ │ +00352ba4 00000017 R_ARM_RELATIVE │ │ │ │ +00352ba8 00000017 R_ARM_RELATIVE │ │ │ │ +00352bf0 00000017 R_ARM_RELATIVE │ │ │ │ +00352bf8 00000017 R_ARM_RELATIVE │ │ │ │ +00352c18 00000017 R_ARM_RELATIVE │ │ │ │ +00352c20 00000017 R_ARM_RELATIVE │ │ │ │ +00352c24 00000017 R_ARM_RELATIVE │ │ │ │ +00352c28 00000017 R_ARM_RELATIVE │ │ │ │ +00352c48 00000017 R_ARM_RELATIVE │ │ │ │ +00352c4c 00000017 R_ARM_RELATIVE │ │ │ │ +00352c50 00000017 R_ARM_RELATIVE │ │ │ │ +00352c70 00000017 R_ARM_RELATIVE │ │ │ │ +00352c74 00000017 R_ARM_RELATIVE │ │ │ │ +00352c78 00000017 R_ARM_RELATIVE │ │ │ │ +00352c98 00000017 R_ARM_RELATIVE │ │ │ │ +00352c9c 00000017 R_ARM_RELATIVE │ │ │ │ +00352ca0 00000017 R_ARM_RELATIVE │ │ │ │ +00352cc0 00000017 R_ARM_RELATIVE │ │ │ │ +00352cc4 00000017 R_ARM_RELATIVE │ │ │ │ +00352cc8 00000017 R_ARM_RELATIVE │ │ │ │ +00352ce8 00000017 R_ARM_RELATIVE │ │ │ │ +00352cec 00000017 R_ARM_RELATIVE │ │ │ │ +00352cf0 00000017 R_ARM_RELATIVE │ │ │ │ +00352d10 00000017 R_ARM_RELATIVE │ │ │ │ +00352d14 00000017 R_ARM_RELATIVE │ │ │ │ +00352d18 00000017 R_ARM_RELATIVE │ │ │ │ +00352d38 00000017 R_ARM_RELATIVE │ │ │ │ +00352d3c 00000017 R_ARM_RELATIVE │ │ │ │ +00352d40 00000017 R_ARM_RELATIVE │ │ │ │ +00352d60 00000017 R_ARM_RELATIVE │ │ │ │ +00352d64 00000017 R_ARM_RELATIVE │ │ │ │ +00352d68 00000017 R_ARM_RELATIVE │ │ │ │ +00352d88 00000017 R_ARM_RELATIVE │ │ │ │ +00352d8c 00000017 R_ARM_RELATIVE │ │ │ │ +00352d90 00000017 R_ARM_RELATIVE │ │ │ │ +00352db0 00000017 R_ARM_RELATIVE │ │ │ │ +00352db4 00000017 R_ARM_RELATIVE │ │ │ │ +00352db8 00000017 R_ARM_RELATIVE │ │ │ │ +00352dd8 00000017 R_ARM_RELATIVE │ │ │ │ +00352ddc 00000017 R_ARM_RELATIVE │ │ │ │ +00352de0 00000017 R_ARM_RELATIVE │ │ │ │ +00352e00 00000017 R_ARM_RELATIVE │ │ │ │ +00352e04 00000017 R_ARM_RELATIVE │ │ │ │ +00352e08 00000017 R_ARM_RELATIVE │ │ │ │ +00352e28 00000017 R_ARM_RELATIVE │ │ │ │ +00352e2c 00000017 R_ARM_RELATIVE │ │ │ │ +00352e30 00000017 R_ARM_RELATIVE │ │ │ │ +00352e50 00000017 R_ARM_RELATIVE │ │ │ │ +00352e54 00000017 R_ARM_RELATIVE │ │ │ │ +00352e58 00000017 R_ARM_RELATIVE │ │ │ │ +00352e78 00000017 R_ARM_RELATIVE │ │ │ │ +00352e7c 00000017 R_ARM_RELATIVE │ │ │ │ +00352e80 00000017 R_ARM_RELATIVE │ │ │ │ +00352ea0 00000017 R_ARM_RELATIVE │ │ │ │ +00352ea4 00000017 R_ARM_RELATIVE │ │ │ │ +00352ea8 00000017 R_ARM_RELATIVE │ │ │ │ +00352ec8 00000017 R_ARM_RELATIVE │ │ │ │ +00352ecc 00000017 R_ARM_RELATIVE │ │ │ │ +00352ed0 00000017 R_ARM_RELATIVE │ │ │ │ +00352ef0 00000017 R_ARM_RELATIVE │ │ │ │ +00352ef4 00000017 R_ARM_RELATIVE │ │ │ │ +00352ef8 00000017 R_ARM_RELATIVE │ │ │ │ +00352f18 00000017 R_ARM_RELATIVE │ │ │ │ +00352f1c 00000017 R_ARM_RELATIVE │ │ │ │ +00352f20 00000017 R_ARM_RELATIVE │ │ │ │ +00352f40 00000017 R_ARM_RELATIVE │ │ │ │ +00352f44 00000017 R_ARM_RELATIVE │ │ │ │ +00352f48 00000017 R_ARM_RELATIVE │ │ │ │ +00352f68 00000017 R_ARM_RELATIVE │ │ │ │ +00352f6c 00000017 R_ARM_RELATIVE │ │ │ │ +00352f70 00000017 R_ARM_RELATIVE │ │ │ │ +00352f90 00000017 R_ARM_RELATIVE │ │ │ │ +00352f94 00000017 R_ARM_RELATIVE │ │ │ │ +00352f98 00000017 R_ARM_RELATIVE │ │ │ │ +00352fb8 00000017 R_ARM_RELATIVE │ │ │ │ +00352fbc 00000017 R_ARM_RELATIVE │ │ │ │ +00352fc0 00000017 R_ARM_RELATIVE │ │ │ │ +00352fe0 00000017 R_ARM_RELATIVE │ │ │ │ +00352fe4 00000017 R_ARM_RELATIVE │ │ │ │ +00352fe8 00000017 R_ARM_RELATIVE │ │ │ │ +00353008 00000017 R_ARM_RELATIVE │ │ │ │ +0035300c 00000017 R_ARM_RELATIVE │ │ │ │ +00353010 00000017 R_ARM_RELATIVE │ │ │ │ +00353030 00000017 R_ARM_RELATIVE │ │ │ │ +00353034 00000017 R_ARM_RELATIVE │ │ │ │ +00353038 00000017 R_ARM_RELATIVE │ │ │ │ +00353058 00000017 R_ARM_RELATIVE │ │ │ │ +0035305c 00000017 R_ARM_RELATIVE │ │ │ │ +00353060 00000017 R_ARM_RELATIVE │ │ │ │ +00353080 00000017 R_ARM_RELATIVE │ │ │ │ +00353084 00000017 R_ARM_RELATIVE │ │ │ │ +00353088 00000017 R_ARM_RELATIVE │ │ │ │ +003530a8 00000017 R_ARM_RELATIVE │ │ │ │ +003530ac 00000017 R_ARM_RELATIVE │ │ │ │ +003530b0 00000017 R_ARM_RELATIVE │ │ │ │ +003530d0 00000017 R_ARM_RELATIVE │ │ │ │ +003530d4 00000017 R_ARM_RELATIVE │ │ │ │ +003530d8 00000017 R_ARM_RELATIVE │ │ │ │ +003530f8 00000017 R_ARM_RELATIVE │ │ │ │ +003530fc 00000017 R_ARM_RELATIVE │ │ │ │ +00353100 00000017 R_ARM_RELATIVE │ │ │ │ +00353120 00000017 R_ARM_RELATIVE │ │ │ │ +00353124 00000017 R_ARM_RELATIVE │ │ │ │ +00353128 00000017 R_ARM_RELATIVE │ │ │ │ +00353148 00000017 R_ARM_RELATIVE │ │ │ │ +0035314c 00000017 R_ARM_RELATIVE │ │ │ │ +00353150 00000017 R_ARM_RELATIVE │ │ │ │ +00353170 00000017 R_ARM_RELATIVE │ │ │ │ +00353174 00000017 R_ARM_RELATIVE │ │ │ │ +00353178 00000017 R_ARM_RELATIVE │ │ │ │ +00353198 00000017 R_ARM_RELATIVE │ │ │ │ +0035319c 00000017 R_ARM_RELATIVE │ │ │ │ +003531a0 00000017 R_ARM_RELATIVE │ │ │ │ +003531c0 00000017 R_ARM_RELATIVE │ │ │ │ +003531c4 00000017 R_ARM_RELATIVE │ │ │ │ +003531c8 00000017 R_ARM_RELATIVE │ │ │ │ +003531e8 00000017 R_ARM_RELATIVE │ │ │ │ +003531ec 00000017 R_ARM_RELATIVE │ │ │ │ +003531f0 00000017 R_ARM_RELATIVE │ │ │ │ +00353210 00000017 R_ARM_RELATIVE │ │ │ │ +00353214 00000017 R_ARM_RELATIVE │ │ │ │ +00353218 00000017 R_ARM_RELATIVE │ │ │ │ +00353238 00000017 R_ARM_RELATIVE │ │ │ │ +0035323c 00000017 R_ARM_RELATIVE │ │ │ │ +00353240 00000017 R_ARM_RELATIVE │ │ │ │ +00353260 00000017 R_ARM_RELATIVE │ │ │ │ +00353264 00000017 R_ARM_RELATIVE │ │ │ │ +00353268 00000017 R_ARM_RELATIVE │ │ │ │ +00353288 00000017 R_ARM_RELATIVE │ │ │ │ +0035328c 00000017 R_ARM_RELATIVE │ │ │ │ +00353290 00000017 R_ARM_RELATIVE │ │ │ │ +003532b0 00000017 R_ARM_RELATIVE │ │ │ │ +003532b4 00000017 R_ARM_RELATIVE │ │ │ │ +003532b8 00000017 R_ARM_RELATIVE │ │ │ │ +003532d8 00000017 R_ARM_RELATIVE │ │ │ │ +003532dc 00000017 R_ARM_RELATIVE │ │ │ │ +003532e0 00000017 R_ARM_RELATIVE │ │ │ │ +00353300 00000017 R_ARM_RELATIVE │ │ │ │ +00353304 00000017 R_ARM_RELATIVE │ │ │ │ +00353308 00000017 R_ARM_RELATIVE │ │ │ │ +00353328 00000017 R_ARM_RELATIVE │ │ │ │ +0035332c 00000017 R_ARM_RELATIVE │ │ │ │ +00353330 00000017 R_ARM_RELATIVE │ │ │ │ +00353350 00000017 R_ARM_RELATIVE │ │ │ │ +00353354 00000017 R_ARM_RELATIVE │ │ │ │ +00353358 00000017 R_ARM_RELATIVE │ │ │ │ +00353378 00000017 R_ARM_RELATIVE │ │ │ │ +0035337c 00000017 R_ARM_RELATIVE │ │ │ │ +00353380 00000017 R_ARM_RELATIVE │ │ │ │ +003533a0 00000017 R_ARM_RELATIVE │ │ │ │ +003533a4 00000017 R_ARM_RELATIVE │ │ │ │ +003533a8 00000017 R_ARM_RELATIVE │ │ │ │ +003533c8 00000017 R_ARM_RELATIVE │ │ │ │ +003533cc 00000017 R_ARM_RELATIVE │ │ │ │ +003533d0 00000017 R_ARM_RELATIVE │ │ │ │ +003533f0 00000017 R_ARM_RELATIVE │ │ │ │ +003533f4 00000017 R_ARM_RELATIVE │ │ │ │ +003533f8 00000017 R_ARM_RELATIVE │ │ │ │ +00353418 00000017 R_ARM_RELATIVE │ │ │ │ +0035341c 00000017 R_ARM_RELATIVE │ │ │ │ +00353420 00000017 R_ARM_RELATIVE │ │ │ │ +00353440 00000017 R_ARM_RELATIVE │ │ │ │ +00353444 00000017 R_ARM_RELATIVE │ │ │ │ +00353448 00000017 R_ARM_RELATIVE │ │ │ │ +00353468 00000017 R_ARM_RELATIVE │ │ │ │ +0035346c 00000017 R_ARM_RELATIVE │ │ │ │ +00353470 00000017 R_ARM_RELATIVE │ │ │ │ +00353490 00000017 R_ARM_RELATIVE │ │ │ │ +00353494 00000017 R_ARM_RELATIVE │ │ │ │ +00353498 00000017 R_ARM_RELATIVE │ │ │ │ +003534b8 00000017 R_ARM_RELATIVE │ │ │ │ +003534bc 00000017 R_ARM_RELATIVE │ │ │ │ +003534c0 00000017 R_ARM_RELATIVE │ │ │ │ +003534e0 00000017 R_ARM_RELATIVE │ │ │ │ +003534e4 00000017 R_ARM_RELATIVE │ │ │ │ +003534e8 00000017 R_ARM_RELATIVE │ │ │ │ +00353508 00000017 R_ARM_RELATIVE │ │ │ │ +0035350c 00000017 R_ARM_RELATIVE │ │ │ │ +00353510 00000017 R_ARM_RELATIVE │ │ │ │ +00353530 00000017 R_ARM_RELATIVE │ │ │ │ +00353534 00000017 R_ARM_RELATIVE │ │ │ │ +00353538 00000017 R_ARM_RELATIVE │ │ │ │ +00353558 00000017 R_ARM_RELATIVE │ │ │ │ +0035355c 00000017 R_ARM_RELATIVE │ │ │ │ +00353560 00000017 R_ARM_RELATIVE │ │ │ │ +00353580 00000017 R_ARM_RELATIVE │ │ │ │ +00353584 00000017 R_ARM_RELATIVE │ │ │ │ +00353588 00000017 R_ARM_RELATIVE │ │ │ │ +003535a8 00000017 R_ARM_RELATIVE │ │ │ │ +003535ac 00000017 R_ARM_RELATIVE │ │ │ │ +003535b0 00000017 R_ARM_RELATIVE │ │ │ │ +003535d0 00000017 R_ARM_RELATIVE │ │ │ │ +003535d4 00000017 R_ARM_RELATIVE │ │ │ │ +003535d8 00000017 R_ARM_RELATIVE │ │ │ │ +003535f8 00000017 R_ARM_RELATIVE │ │ │ │ +003535fc 00000017 R_ARM_RELATIVE │ │ │ │ +00353600 00000017 R_ARM_RELATIVE │ │ │ │ +00353620 00000017 R_ARM_RELATIVE │ │ │ │ +00353624 00000017 R_ARM_RELATIVE │ │ │ │ +00353628 00000017 R_ARM_RELATIVE │ │ │ │ +00353648 00000017 R_ARM_RELATIVE │ │ │ │ +0035364c 00000017 R_ARM_RELATIVE │ │ │ │ +00353650 00000017 R_ARM_RELATIVE │ │ │ │ +00353670 00000017 R_ARM_RELATIVE │ │ │ │ +00353674 00000017 R_ARM_RELATIVE │ │ │ │ +00353678 00000017 R_ARM_RELATIVE │ │ │ │ +00353698 00000017 R_ARM_RELATIVE │ │ │ │ +0035369c 00000017 R_ARM_RELATIVE │ │ │ │ +003536a0 00000017 R_ARM_RELATIVE │ │ │ │ +003536c0 00000017 R_ARM_RELATIVE │ │ │ │ +003536c4 00000017 R_ARM_RELATIVE │ │ │ │ +003536c8 00000017 R_ARM_RELATIVE │ │ │ │ +003536e8 00000017 R_ARM_RELATIVE │ │ │ │ +003536ec 00000017 R_ARM_RELATIVE │ │ │ │ +003536f0 00000017 R_ARM_RELATIVE │ │ │ │ +00353710 00000017 R_ARM_RELATIVE │ │ │ │ +00353714 00000017 R_ARM_RELATIVE │ │ │ │ +00353718 00000017 R_ARM_RELATIVE │ │ │ │ +00353738 00000017 R_ARM_RELATIVE │ │ │ │ +0035373c 00000017 R_ARM_RELATIVE │ │ │ │ +00353740 00000017 R_ARM_RELATIVE │ │ │ │ +00353760 00000017 R_ARM_RELATIVE │ │ │ │ +00353764 00000017 R_ARM_RELATIVE │ │ │ │ +00353768 00000017 R_ARM_RELATIVE │ │ │ │ +00353788 00000017 R_ARM_RELATIVE │ │ │ │ +0035378c 00000017 R_ARM_RELATIVE │ │ │ │ +00353790 00000017 R_ARM_RELATIVE │ │ │ │ +003537b0 00000017 R_ARM_RELATIVE │ │ │ │ +003537b4 00000017 R_ARM_RELATIVE │ │ │ │ +003537b8 00000017 R_ARM_RELATIVE │ │ │ │ +003537d8 00000017 R_ARM_RELATIVE │ │ │ │ +003537dc 00000017 R_ARM_RELATIVE │ │ │ │ +003537e0 00000017 R_ARM_RELATIVE │ │ │ │ +00353800 00000017 R_ARM_RELATIVE │ │ │ │ +00353804 00000017 R_ARM_RELATIVE │ │ │ │ +00353808 00000017 R_ARM_RELATIVE │ │ │ │ +00353828 00000017 R_ARM_RELATIVE │ │ │ │ +0035382c 00000017 R_ARM_RELATIVE │ │ │ │ +00353830 00000017 R_ARM_RELATIVE │ │ │ │ +00353850 00000017 R_ARM_RELATIVE │ │ │ │ +00353854 00000017 R_ARM_RELATIVE │ │ │ │ +00353858 00000017 R_ARM_RELATIVE │ │ │ │ +00353878 00000017 R_ARM_RELATIVE │ │ │ │ +0035387c 00000017 R_ARM_RELATIVE │ │ │ │ +00353880 00000017 R_ARM_RELATIVE │ │ │ │ +003538a0 00000017 R_ARM_RELATIVE │ │ │ │ +003538a4 00000017 R_ARM_RELATIVE │ │ │ │ +003538a8 00000017 R_ARM_RELATIVE │ │ │ │ +003538c8 00000017 R_ARM_RELATIVE │ │ │ │ +003538cc 00000017 R_ARM_RELATIVE │ │ │ │ +003538d0 00000017 R_ARM_RELATIVE │ │ │ │ +003538f0 00000017 R_ARM_RELATIVE │ │ │ │ +003538f4 00000017 R_ARM_RELATIVE │ │ │ │ +003538f8 00000017 R_ARM_RELATIVE │ │ │ │ +00353918 00000017 R_ARM_RELATIVE │ │ │ │ +0035391c 00000017 R_ARM_RELATIVE │ │ │ │ +00353920 00000017 R_ARM_RELATIVE │ │ │ │ +00353940 00000017 R_ARM_RELATIVE │ │ │ │ +00353944 00000017 R_ARM_RELATIVE │ │ │ │ +00353948 00000017 R_ARM_RELATIVE │ │ │ │ +00353968 00000017 R_ARM_RELATIVE │ │ │ │ +0035396c 00000017 R_ARM_RELATIVE │ │ │ │ +00353970 00000017 R_ARM_RELATIVE │ │ │ │ +00353990 00000017 R_ARM_RELATIVE │ │ │ │ +00353994 00000017 R_ARM_RELATIVE │ │ │ │ +00353998 00000017 R_ARM_RELATIVE │ │ │ │ +003539b8 00000017 R_ARM_RELATIVE │ │ │ │ +003539bc 00000017 R_ARM_RELATIVE │ │ │ │ +003539c0 00000017 R_ARM_RELATIVE │ │ │ │ +003539e0 00000017 R_ARM_RELATIVE │ │ │ │ +003539e4 00000017 R_ARM_RELATIVE │ │ │ │ +003539e8 00000017 R_ARM_RELATIVE │ │ │ │ +00353a08 00000017 R_ARM_RELATIVE │ │ │ │ +00353a0c 00000017 R_ARM_RELATIVE │ │ │ │ +00353a10 00000017 R_ARM_RELATIVE │ │ │ │ +00353a30 00000017 R_ARM_RELATIVE │ │ │ │ +00353a34 00000017 R_ARM_RELATIVE │ │ │ │ +00353a38 00000017 R_ARM_RELATIVE │ │ │ │ +00353a58 00000017 R_ARM_RELATIVE │ │ │ │ +00353a5c 00000017 R_ARM_RELATIVE │ │ │ │ +00353a60 00000017 R_ARM_RELATIVE │ │ │ │ +00353a80 00000017 R_ARM_RELATIVE │ │ │ │ +00353a84 00000017 R_ARM_RELATIVE │ │ │ │ +00353a88 00000017 R_ARM_RELATIVE │ │ │ │ +00353aa8 00000017 R_ARM_RELATIVE │ │ │ │ +00353aac 00000017 R_ARM_RELATIVE │ │ │ │ +00353ab0 00000017 R_ARM_RELATIVE │ │ │ │ +00353ad0 00000017 R_ARM_RELATIVE │ │ │ │ +00353ad4 00000017 R_ARM_RELATIVE │ │ │ │ +00353ad8 00000017 R_ARM_RELATIVE │ │ │ │ +00353af8 00000017 R_ARM_RELATIVE │ │ │ │ +00353afc 00000017 R_ARM_RELATIVE │ │ │ │ +00353b00 00000017 R_ARM_RELATIVE │ │ │ │ +00353b20 00000017 R_ARM_RELATIVE │ │ │ │ +00353b24 00000017 R_ARM_RELATIVE │ │ │ │ +00353b28 00000017 R_ARM_RELATIVE │ │ │ │ +00353b48 00000017 R_ARM_RELATIVE │ │ │ │ +00353b4c 00000017 R_ARM_RELATIVE │ │ │ │ +00353b50 00000017 R_ARM_RELATIVE │ │ │ │ +00353b70 00000017 R_ARM_RELATIVE │ │ │ │ +00353b74 00000017 R_ARM_RELATIVE │ │ │ │ +00353b78 00000017 R_ARM_RELATIVE │ │ │ │ +00353b98 00000017 R_ARM_RELATIVE │ │ │ │ +00353b9c 00000017 R_ARM_RELATIVE │ │ │ │ +00353ba0 00000017 R_ARM_RELATIVE │ │ │ │ +00353bc0 00000017 R_ARM_RELATIVE │ │ │ │ +00353bc4 00000017 R_ARM_RELATIVE │ │ │ │ +00353bc8 00000017 R_ARM_RELATIVE │ │ │ │ +00353be8 00000017 R_ARM_RELATIVE │ │ │ │ +00353bec 00000017 R_ARM_RELATIVE │ │ │ │ +00353bf0 00000017 R_ARM_RELATIVE │ │ │ │ +00353c10 00000017 R_ARM_RELATIVE │ │ │ │ +00353c14 00000017 R_ARM_RELATIVE │ │ │ │ +00353c18 00000017 R_ARM_RELATIVE │ │ │ │ +00353c38 00000017 R_ARM_RELATIVE │ │ │ │ +00353c3c 00000017 R_ARM_RELATIVE │ │ │ │ +00353c40 00000017 R_ARM_RELATIVE │ │ │ │ +00353c60 00000017 R_ARM_RELATIVE │ │ │ │ +00353c64 00000017 R_ARM_RELATIVE │ │ │ │ +00353c68 00000017 R_ARM_RELATIVE │ │ │ │ +00353c88 00000017 R_ARM_RELATIVE │ │ │ │ +00353c8c 00000017 R_ARM_RELATIVE │ │ │ │ +00353c90 00000017 R_ARM_RELATIVE │ │ │ │ +00353cb0 00000017 R_ARM_RELATIVE │ │ │ │ +00353cb4 00000017 R_ARM_RELATIVE │ │ │ │ +00353cb8 00000017 R_ARM_RELATIVE │ │ │ │ +00353cd8 00000017 R_ARM_RELATIVE │ │ │ │ +00353cdc 00000017 R_ARM_RELATIVE │ │ │ │ +00353ce0 00000017 R_ARM_RELATIVE │ │ │ │ +00353d00 00000017 R_ARM_RELATIVE │ │ │ │ +00353d04 00000017 R_ARM_RELATIVE │ │ │ │ +00353d08 00000017 R_ARM_RELATIVE │ │ │ │ +00353d28 00000017 R_ARM_RELATIVE │ │ │ │ +00353d2c 00000017 R_ARM_RELATIVE │ │ │ │ +00353d30 00000017 R_ARM_RELATIVE │ │ │ │ +00353d50 00000017 R_ARM_RELATIVE │ │ │ │ +00353d54 00000017 R_ARM_RELATIVE │ │ │ │ +00353d58 00000017 R_ARM_RELATIVE │ │ │ │ +00353d78 00000017 R_ARM_RELATIVE │ │ │ │ +00353d7c 00000017 R_ARM_RELATIVE │ │ │ │ +00353d80 00000017 R_ARM_RELATIVE │ │ │ │ +00353da0 00000017 R_ARM_RELATIVE │ │ │ │ +00353da4 00000017 R_ARM_RELATIVE │ │ │ │ +00353da8 00000017 R_ARM_RELATIVE │ │ │ │ +00353dc8 00000017 R_ARM_RELATIVE │ │ │ │ +00353dcc 00000017 R_ARM_RELATIVE │ │ │ │ +00353dd0 00000017 R_ARM_RELATIVE │ │ │ │ +00353df0 00000017 R_ARM_RELATIVE │ │ │ │ +00353df4 00000017 R_ARM_RELATIVE │ │ │ │ +00353df8 00000017 R_ARM_RELATIVE │ │ │ │ +00353e18 00000017 R_ARM_RELATIVE │ │ │ │ +00353e1c 00000017 R_ARM_RELATIVE │ │ │ │ +00353e20 00000017 R_ARM_RELATIVE │ │ │ │ +00353e40 00000017 R_ARM_RELATIVE │ │ │ │ +00353e44 00000017 R_ARM_RELATIVE │ │ │ │ +00353e48 00000017 R_ARM_RELATIVE │ │ │ │ +00353e68 00000017 R_ARM_RELATIVE │ │ │ │ +00353e6c 00000017 R_ARM_RELATIVE │ │ │ │ +00353e70 00000017 R_ARM_RELATIVE │ │ │ │ +00353e90 00000017 R_ARM_RELATIVE │ │ │ │ +00353e94 00000017 R_ARM_RELATIVE │ │ │ │ +00353e98 00000017 R_ARM_RELATIVE │ │ │ │ +00353eb8 00000017 R_ARM_RELATIVE │ │ │ │ +00353ebc 00000017 R_ARM_RELATIVE │ │ │ │ +00353ec0 00000017 R_ARM_RELATIVE │ │ │ │ +00353ee0 00000017 R_ARM_RELATIVE │ │ │ │ +00353ee4 00000017 R_ARM_RELATIVE │ │ │ │ +00353ee8 00000017 R_ARM_RELATIVE │ │ │ │ +00353f08 00000017 R_ARM_RELATIVE │ │ │ │ +00353f0c 00000017 R_ARM_RELATIVE │ │ │ │ +00353f10 00000017 R_ARM_RELATIVE │ │ │ │ +00353f30 00000017 R_ARM_RELATIVE │ │ │ │ +00353f34 00000017 R_ARM_RELATIVE │ │ │ │ +00353f38 00000017 R_ARM_RELATIVE │ │ │ │ +00353f58 00000017 R_ARM_RELATIVE │ │ │ │ +00353f5c 00000017 R_ARM_RELATIVE │ │ │ │ +00353f60 00000017 R_ARM_RELATIVE │ │ │ │ +00353f80 00000017 R_ARM_RELATIVE │ │ │ │ +00353f84 00000017 R_ARM_RELATIVE │ │ │ │ +00353f88 00000017 R_ARM_RELATIVE │ │ │ │ +00353fa8 00000017 R_ARM_RELATIVE │ │ │ │ +00353fac 00000017 R_ARM_RELATIVE │ │ │ │ +00353fb0 00000017 R_ARM_RELATIVE │ │ │ │ +00353fd0 00000017 R_ARM_RELATIVE │ │ │ │ +00353fd4 00000017 R_ARM_RELATIVE │ │ │ │ +00353fd8 00000017 R_ARM_RELATIVE │ │ │ │ +00353ff8 00000017 R_ARM_RELATIVE │ │ │ │ +00353ffc 00000017 R_ARM_RELATIVE │ │ │ │ +00354000 00000017 R_ARM_RELATIVE │ │ │ │ +00354020 00000017 R_ARM_RELATIVE │ │ │ │ +00354024 00000017 R_ARM_RELATIVE │ │ │ │ +00354028 00000017 R_ARM_RELATIVE │ │ │ │ +00354048 00000017 R_ARM_RELATIVE │ │ │ │ +0035404c 00000017 R_ARM_RELATIVE │ │ │ │ +00354050 00000017 R_ARM_RELATIVE │ │ │ │ +00354070 00000017 R_ARM_RELATIVE │ │ │ │ +00354074 00000017 R_ARM_RELATIVE │ │ │ │ +00354078 00000017 R_ARM_RELATIVE │ │ │ │ +00354098 00000017 R_ARM_RELATIVE │ │ │ │ +0035409c 00000017 R_ARM_RELATIVE │ │ │ │ +003540a0 00000017 R_ARM_RELATIVE │ │ │ │ +003540c0 00000017 R_ARM_RELATIVE │ │ │ │ +003540c4 00000017 R_ARM_RELATIVE │ │ │ │ +003540c8 00000017 R_ARM_RELATIVE │ │ │ │ +003540e8 00000017 R_ARM_RELATIVE │ │ │ │ +003540ec 00000017 R_ARM_RELATIVE │ │ │ │ +003540f0 00000017 R_ARM_RELATIVE │ │ │ │ +00354110 00000017 R_ARM_RELATIVE │ │ │ │ +00354114 00000017 R_ARM_RELATIVE │ │ │ │ +00354118 00000017 R_ARM_RELATIVE │ │ │ │ +00354138 00000017 R_ARM_RELATIVE │ │ │ │ +0035413c 00000017 R_ARM_RELATIVE │ │ │ │ +00354140 00000017 R_ARM_RELATIVE │ │ │ │ +00354160 00000017 R_ARM_RELATIVE │ │ │ │ +00354164 00000017 R_ARM_RELATIVE │ │ │ │ +00354168 00000017 R_ARM_RELATIVE │ │ │ │ +00354188 00000017 R_ARM_RELATIVE │ │ │ │ +0035418c 00000017 R_ARM_RELATIVE │ │ │ │ +00354190 00000017 R_ARM_RELATIVE │ │ │ │ +003541b0 00000017 R_ARM_RELATIVE │ │ │ │ +003541b4 00000017 R_ARM_RELATIVE │ │ │ │ +003541b8 00000017 R_ARM_RELATIVE │ │ │ │ +003541d8 00000017 R_ARM_RELATIVE │ │ │ │ +003541dc 00000017 R_ARM_RELATIVE │ │ │ │ +003541e0 00000017 R_ARM_RELATIVE │ │ │ │ +00354200 00000017 R_ARM_RELATIVE │ │ │ │ +00354204 00000017 R_ARM_RELATIVE │ │ │ │ +00354208 00000017 R_ARM_RELATIVE │ │ │ │ +00354228 00000017 R_ARM_RELATIVE │ │ │ │ +0035422c 00000017 R_ARM_RELATIVE │ │ │ │ +00354230 00000017 R_ARM_RELATIVE │ │ │ │ +00354250 00000017 R_ARM_RELATIVE │ │ │ │ +00354254 00000017 R_ARM_RELATIVE │ │ │ │ +00354258 00000017 R_ARM_RELATIVE │ │ │ │ +00354278 00000017 R_ARM_RELATIVE │ │ │ │ +0035427c 00000017 R_ARM_RELATIVE │ │ │ │ +00354280 00000017 R_ARM_RELATIVE │ │ │ │ +003542a0 00000017 R_ARM_RELATIVE │ │ │ │ +003542a4 00000017 R_ARM_RELATIVE │ │ │ │ +003542a8 00000017 R_ARM_RELATIVE │ │ │ │ +003542c8 00000017 R_ARM_RELATIVE │ │ │ │ +003542cc 00000017 R_ARM_RELATIVE │ │ │ │ +003542d0 00000017 R_ARM_RELATIVE │ │ │ │ +003542f0 00000017 R_ARM_RELATIVE │ │ │ │ +003542f4 00000017 R_ARM_RELATIVE │ │ │ │ +003542f8 00000017 R_ARM_RELATIVE │ │ │ │ +00354318 00000017 R_ARM_RELATIVE │ │ │ │ +0035431c 00000017 R_ARM_RELATIVE │ │ │ │ +00354320 00000017 R_ARM_RELATIVE │ │ │ │ +00354340 00000017 R_ARM_RELATIVE │ │ │ │ +00354344 00000017 R_ARM_RELATIVE │ │ │ │ +00354348 00000017 R_ARM_RELATIVE │ │ │ │ +00354368 00000017 R_ARM_RELATIVE │ │ │ │ +0035436c 00000017 R_ARM_RELATIVE │ │ │ │ +00354370 00000017 R_ARM_RELATIVE │ │ │ │ +00354390 00000017 R_ARM_RELATIVE │ │ │ │ +00354394 00000017 R_ARM_RELATIVE │ │ │ │ +00354398 00000017 R_ARM_RELATIVE │ │ │ │ +003543b8 00000017 R_ARM_RELATIVE │ │ │ │ +003543bc 00000017 R_ARM_RELATIVE │ │ │ │ +003543c0 00000017 R_ARM_RELATIVE │ │ │ │ +003543e0 00000017 R_ARM_RELATIVE │ │ │ │ +003543e4 00000017 R_ARM_RELATIVE │ │ │ │ +003543e8 00000017 R_ARM_RELATIVE │ │ │ │ +00354408 00000017 R_ARM_RELATIVE │ │ │ │ +0035440c 00000017 R_ARM_RELATIVE │ │ │ │ +00354410 00000017 R_ARM_RELATIVE │ │ │ │ +00354430 00000017 R_ARM_RELATIVE │ │ │ │ +00354434 00000017 R_ARM_RELATIVE │ │ │ │ +00354438 00000017 R_ARM_RELATIVE │ │ │ │ +00354458 00000017 R_ARM_RELATIVE │ │ │ │ +00354460 00000017 R_ARM_RELATIVE │ │ │ │ +00354480 00000017 R_ARM_RELATIVE │ │ │ │ +00354488 00000017 R_ARM_RELATIVE │ │ │ │ +003544a8 00000017 R_ARM_RELATIVE │ │ │ │ +003544b0 00000017 R_ARM_RELATIVE │ │ │ │ +003544d0 00000017 R_ARM_RELATIVE │ │ │ │ +003544d4 00000017 R_ARM_RELATIVE │ │ │ │ +003544d8 00000017 R_ARM_RELATIVE │ │ │ │ +003544f8 00000017 R_ARM_RELATIVE │ │ │ │ +003544fc 00000017 R_ARM_RELATIVE │ │ │ │ +00354500 00000017 R_ARM_RELATIVE │ │ │ │ +00354520 00000017 R_ARM_RELATIVE │ │ │ │ +00354524 00000017 R_ARM_RELATIVE │ │ │ │ +00354528 00000017 R_ARM_RELATIVE │ │ │ │ +00354548 00000017 R_ARM_RELATIVE │ │ │ │ +0035454c 00000017 R_ARM_RELATIVE │ │ │ │ +00354550 00000017 R_ARM_RELATIVE │ │ │ │ +00354570 00000017 R_ARM_RELATIVE │ │ │ │ +00354574 00000017 R_ARM_RELATIVE │ │ │ │ +00354578 00000017 R_ARM_RELATIVE │ │ │ │ +00354598 00000017 R_ARM_RELATIVE │ │ │ │ +0035459c 00000017 R_ARM_RELATIVE │ │ │ │ +003545a0 00000017 R_ARM_RELATIVE │ │ │ │ +003545c0 00000017 R_ARM_RELATIVE │ │ │ │ +003545c4 00000017 R_ARM_RELATIVE │ │ │ │ +003545c8 00000017 R_ARM_RELATIVE │ │ │ │ +003545e8 00000017 R_ARM_RELATIVE │ │ │ │ +003545ec 00000017 R_ARM_RELATIVE │ │ │ │ +003545f0 00000017 R_ARM_RELATIVE │ │ │ │ +00354610 00000017 R_ARM_RELATIVE │ │ │ │ +00354614 00000017 R_ARM_RELATIVE │ │ │ │ +00354618 00000017 R_ARM_RELATIVE │ │ │ │ +00354638 00000017 R_ARM_RELATIVE │ │ │ │ +0035463c 00000017 R_ARM_RELATIVE │ │ │ │ +00354640 00000017 R_ARM_RELATIVE │ │ │ │ +00354660 00000017 R_ARM_RELATIVE │ │ │ │ +00354664 00000017 R_ARM_RELATIVE │ │ │ │ +00354668 00000017 R_ARM_RELATIVE │ │ │ │ +00354688 00000017 R_ARM_RELATIVE │ │ │ │ +0035468c 00000017 R_ARM_RELATIVE │ │ │ │ +00354690 00000017 R_ARM_RELATIVE │ │ │ │ +003546b0 00000017 R_ARM_RELATIVE │ │ │ │ +003546b4 00000017 R_ARM_RELATIVE │ │ │ │ +003546b8 00000017 R_ARM_RELATIVE │ │ │ │ +003546d8 00000017 R_ARM_RELATIVE │ │ │ │ +003546dc 00000017 R_ARM_RELATIVE │ │ │ │ +003546e0 00000017 R_ARM_RELATIVE │ │ │ │ +00354700 00000017 R_ARM_RELATIVE │ │ │ │ +00354704 00000017 R_ARM_RELATIVE │ │ │ │ +00354708 00000017 R_ARM_RELATIVE │ │ │ │ +00354728 00000017 R_ARM_RELATIVE │ │ │ │ +0035472c 00000017 R_ARM_RELATIVE │ │ │ │ +00354730 00000017 R_ARM_RELATIVE │ │ │ │ +00354750 00000017 R_ARM_RELATIVE │ │ │ │ +00354754 00000017 R_ARM_RELATIVE │ │ │ │ +00354758 00000017 R_ARM_RELATIVE │ │ │ │ +00354778 00000017 R_ARM_RELATIVE │ │ │ │ +0035477c 00000017 R_ARM_RELATIVE │ │ │ │ +00354780 00000017 R_ARM_RELATIVE │ │ │ │ +003547a0 00000017 R_ARM_RELATIVE │ │ │ │ +003547a4 00000017 R_ARM_RELATIVE │ │ │ │ +003547a8 00000017 R_ARM_RELATIVE │ │ │ │ +003547c8 00000017 R_ARM_RELATIVE │ │ │ │ +003547cc 00000017 R_ARM_RELATIVE │ │ │ │ +003547d0 00000017 R_ARM_RELATIVE │ │ │ │ +003547f0 00000017 R_ARM_RELATIVE │ │ │ │ +003547f4 00000017 R_ARM_RELATIVE │ │ │ │ +003547f8 00000017 R_ARM_RELATIVE │ │ │ │ +00354818 00000017 R_ARM_RELATIVE │ │ │ │ +0035481c 00000017 R_ARM_RELATIVE │ │ │ │ +00354820 00000017 R_ARM_RELATIVE │ │ │ │ +00354840 00000017 R_ARM_RELATIVE │ │ │ │ +00354844 00000017 R_ARM_RELATIVE │ │ │ │ +00354848 00000017 R_ARM_RELATIVE │ │ │ │ +00354868 00000017 R_ARM_RELATIVE │ │ │ │ +0035486c 00000017 R_ARM_RELATIVE │ │ │ │ +00354870 00000017 R_ARM_RELATIVE │ │ │ │ +00354890 00000017 R_ARM_RELATIVE │ │ │ │ +00354894 00000017 R_ARM_RELATIVE │ │ │ │ +00354898 00000017 R_ARM_RELATIVE │ │ │ │ +003548b8 00000017 R_ARM_RELATIVE │ │ │ │ +003548bc 00000017 R_ARM_RELATIVE │ │ │ │ +003548c0 00000017 R_ARM_RELATIVE │ │ │ │ +003548e0 00000017 R_ARM_RELATIVE │ │ │ │ +003548e4 00000017 R_ARM_RELATIVE │ │ │ │ +003548e8 00000017 R_ARM_RELATIVE │ │ │ │ +00354908 00000017 R_ARM_RELATIVE │ │ │ │ +0035490c 00000017 R_ARM_RELATIVE │ │ │ │ +00354910 00000017 R_ARM_RELATIVE │ │ │ │ +00354930 00000017 R_ARM_RELATIVE │ │ │ │ +00354934 00000017 R_ARM_RELATIVE │ │ │ │ +00354938 00000017 R_ARM_RELATIVE │ │ │ │ +00354958 00000017 R_ARM_RELATIVE │ │ │ │ +0035495c 00000017 R_ARM_RELATIVE │ │ │ │ +00354960 00000017 R_ARM_RELATIVE │ │ │ │ +00354980 00000017 R_ARM_RELATIVE │ │ │ │ +00354984 00000017 R_ARM_RELATIVE │ │ │ │ +00354988 00000017 R_ARM_RELATIVE │ │ │ │ +003549d0 00000017 R_ARM_RELATIVE │ │ │ │ +003549d4 00000017 R_ARM_RELATIVE │ │ │ │ +003549d8 00000017 R_ARM_RELATIVE │ │ │ │ +003549f8 00000017 R_ARM_RELATIVE │ │ │ │ +003549fc 00000017 R_ARM_RELATIVE │ │ │ │ +00354a00 00000017 R_ARM_RELATIVE │ │ │ │ +00354a20 00000017 R_ARM_RELATIVE │ │ │ │ +00354a24 00000017 R_ARM_RELATIVE │ │ │ │ +00354a28 00000017 R_ARM_RELATIVE │ │ │ │ +00354a70 00000017 R_ARM_RELATIVE │ │ │ │ +00354a74 00000017 R_ARM_RELATIVE │ │ │ │ +00354a78 00000017 R_ARM_RELATIVE │ │ │ │ +00354ac0 00000017 R_ARM_RELATIVE │ │ │ │ +00354ac4 00000017 R_ARM_RELATIVE │ │ │ │ +00354ac8 00000017 R_ARM_RELATIVE │ │ │ │ +00354ae8 00000017 R_ARM_RELATIVE │ │ │ │ +00354aec 00000017 R_ARM_RELATIVE │ │ │ │ +00354af0 00000017 R_ARM_RELATIVE │ │ │ │ +00354b10 00000017 R_ARM_RELATIVE │ │ │ │ +00354b14 00000017 R_ARM_RELATIVE │ │ │ │ +00354b18 00000017 R_ARM_RELATIVE │ │ │ │ +00354b38 00000017 R_ARM_RELATIVE │ │ │ │ +00354b3c 00000017 R_ARM_RELATIVE │ │ │ │ +00354b40 00000017 R_ARM_RELATIVE │ │ │ │ +00354b60 00000017 R_ARM_RELATIVE │ │ │ │ +00354b64 00000017 R_ARM_RELATIVE │ │ │ │ +00354b68 00000017 R_ARM_RELATIVE │ │ │ │ +00354b88 00000017 R_ARM_RELATIVE │ │ │ │ +00354b8c 00000017 R_ARM_RELATIVE │ │ │ │ +00354b90 00000017 R_ARM_RELATIVE │ │ │ │ +00354bb0 00000017 R_ARM_RELATIVE │ │ │ │ +00354bb4 00000017 R_ARM_RELATIVE │ │ │ │ +00354bb8 00000017 R_ARM_RELATIVE │ │ │ │ +00354bd8 00000017 R_ARM_RELATIVE │ │ │ │ +00354bdc 00000017 R_ARM_RELATIVE │ │ │ │ +00354be0 00000017 R_ARM_RELATIVE │ │ │ │ +00354c00 00000017 R_ARM_RELATIVE │ │ │ │ +00354c04 00000017 R_ARM_RELATIVE │ │ │ │ +00354c08 00000017 R_ARM_RELATIVE │ │ │ │ +00354c28 00000017 R_ARM_RELATIVE │ │ │ │ +00354c2c 00000017 R_ARM_RELATIVE │ │ │ │ +00354c30 00000017 R_ARM_RELATIVE │ │ │ │ +00354c50 00000017 R_ARM_RELATIVE │ │ │ │ +00354c54 00000017 R_ARM_RELATIVE │ │ │ │ +00354c58 00000017 R_ARM_RELATIVE │ │ │ │ +00354c78 00000017 R_ARM_RELATIVE │ │ │ │ +00354c7c 00000017 R_ARM_RELATIVE │ │ │ │ +00354c80 00000017 R_ARM_RELATIVE │ │ │ │ +00354ca0 00000017 R_ARM_RELATIVE │ │ │ │ +00354ca4 00000017 R_ARM_RELATIVE │ │ │ │ +00354ca8 00000017 R_ARM_RELATIVE │ │ │ │ +00354cc8 00000017 R_ARM_RELATIVE │ │ │ │ +00354ccc 00000017 R_ARM_RELATIVE │ │ │ │ +00354cd0 00000017 R_ARM_RELATIVE │ │ │ │ +00354cf0 00000017 R_ARM_RELATIVE │ │ │ │ +00354cf4 00000017 R_ARM_RELATIVE │ │ │ │ +00354cf8 00000017 R_ARM_RELATIVE │ │ │ │ +00354d18 00000017 R_ARM_RELATIVE │ │ │ │ +00354d1c 00000017 R_ARM_RELATIVE │ │ │ │ +00354d20 00000017 R_ARM_RELATIVE │ │ │ │ +00354d40 00000017 R_ARM_RELATIVE │ │ │ │ +00354d44 00000017 R_ARM_RELATIVE │ │ │ │ +00354d48 00000017 R_ARM_RELATIVE │ │ │ │ +00354d68 00000017 R_ARM_RELATIVE │ │ │ │ +00354d6c 00000017 R_ARM_RELATIVE │ │ │ │ +00354d70 00000017 R_ARM_RELATIVE │ │ │ │ +00354d90 00000017 R_ARM_RELATIVE │ │ │ │ +00354d94 00000017 R_ARM_RELATIVE │ │ │ │ +00354d98 00000017 R_ARM_RELATIVE │ │ │ │ +00354db8 00000017 R_ARM_RELATIVE │ │ │ │ +00354dbc 00000017 R_ARM_RELATIVE │ │ │ │ +00354dc0 00000017 R_ARM_RELATIVE │ │ │ │ +00354de0 00000017 R_ARM_RELATIVE │ │ │ │ +00354de4 00000017 R_ARM_RELATIVE │ │ │ │ +00354de8 00000017 R_ARM_RELATIVE │ │ │ │ +00354e08 00000017 R_ARM_RELATIVE │ │ │ │ +00354e0c 00000017 R_ARM_RELATIVE │ │ │ │ +00354e10 00000017 R_ARM_RELATIVE │ │ │ │ +00354e30 00000017 R_ARM_RELATIVE │ │ │ │ +00354e34 00000017 R_ARM_RELATIVE │ │ │ │ +00354e38 00000017 R_ARM_RELATIVE │ │ │ │ +00354e58 00000017 R_ARM_RELATIVE │ │ │ │ +00354e5c 00000017 R_ARM_RELATIVE │ │ │ │ +00354e60 00000017 R_ARM_RELATIVE │ │ │ │ +00354e80 00000017 R_ARM_RELATIVE │ │ │ │ +00354e84 00000017 R_ARM_RELATIVE │ │ │ │ +00354e88 00000017 R_ARM_RELATIVE │ │ │ │ +00354ea8 00000017 R_ARM_RELATIVE │ │ │ │ +00354eac 00000017 R_ARM_RELATIVE │ │ │ │ +00354eb0 00000017 R_ARM_RELATIVE │ │ │ │ +00354ed0 00000017 R_ARM_RELATIVE │ │ │ │ +00354ed4 00000017 R_ARM_RELATIVE │ │ │ │ +00354ed8 00000017 R_ARM_RELATIVE │ │ │ │ +00354ef8 00000017 R_ARM_RELATIVE │ │ │ │ +00354efc 00000017 R_ARM_RELATIVE │ │ │ │ +00354f00 00000017 R_ARM_RELATIVE │ │ │ │ +00354f20 00000017 R_ARM_RELATIVE │ │ │ │ +00354f24 00000017 R_ARM_RELATIVE │ │ │ │ +00354f28 00000017 R_ARM_RELATIVE │ │ │ │ +00354f48 00000017 R_ARM_RELATIVE │ │ │ │ +00354f4c 00000017 R_ARM_RELATIVE │ │ │ │ +00354f50 00000017 R_ARM_RELATIVE │ │ │ │ +00354f70 00000017 R_ARM_RELATIVE │ │ │ │ +00354f74 00000017 R_ARM_RELATIVE │ │ │ │ +00354f78 00000017 R_ARM_RELATIVE │ │ │ │ +00354f98 00000017 R_ARM_RELATIVE │ │ │ │ +00354f9c 00000017 R_ARM_RELATIVE │ │ │ │ +00354fa0 00000017 R_ARM_RELATIVE │ │ │ │ +00354fc0 00000017 R_ARM_RELATIVE │ │ │ │ +00354fc4 00000017 R_ARM_RELATIVE │ │ │ │ +00354fc8 00000017 R_ARM_RELATIVE │ │ │ │ +00354fe8 00000017 R_ARM_RELATIVE │ │ │ │ +00354fec 00000017 R_ARM_RELATIVE │ │ │ │ +00354ff0 00000017 R_ARM_RELATIVE │ │ │ │ +00355010 00000017 R_ARM_RELATIVE │ │ │ │ +00355014 00000017 R_ARM_RELATIVE │ │ │ │ +00355018 00000017 R_ARM_RELATIVE │ │ │ │ +00355038 00000017 R_ARM_RELATIVE │ │ │ │ +0035503c 00000017 R_ARM_RELATIVE │ │ │ │ +00355040 00000017 R_ARM_RELATIVE │ │ │ │ +00355060 00000017 R_ARM_RELATIVE │ │ │ │ +00355064 00000017 R_ARM_RELATIVE │ │ │ │ +00355068 00000017 R_ARM_RELATIVE │ │ │ │ +00355088 00000017 R_ARM_RELATIVE │ │ │ │ +0035508c 00000017 R_ARM_RELATIVE │ │ │ │ +00355090 00000017 R_ARM_RELATIVE │ │ │ │ +003550b0 00000017 R_ARM_RELATIVE │ │ │ │ +003550b4 00000017 R_ARM_RELATIVE │ │ │ │ +003550b8 00000017 R_ARM_RELATIVE │ │ │ │ +003550d8 00000017 R_ARM_RELATIVE │ │ │ │ +003550dc 00000017 R_ARM_RELATIVE │ │ │ │ +003550e0 00000017 R_ARM_RELATIVE │ │ │ │ +00355100 00000017 R_ARM_RELATIVE │ │ │ │ +00355104 00000017 R_ARM_RELATIVE │ │ │ │ +00355108 00000017 R_ARM_RELATIVE │ │ │ │ +00355128 00000017 R_ARM_RELATIVE │ │ │ │ +0035512c 00000017 R_ARM_RELATIVE │ │ │ │ +00355130 00000017 R_ARM_RELATIVE │ │ │ │ +00355150 00000017 R_ARM_RELATIVE │ │ │ │ +00355154 00000017 R_ARM_RELATIVE │ │ │ │ +00355158 00000017 R_ARM_RELATIVE │ │ │ │ +00355178 00000017 R_ARM_RELATIVE │ │ │ │ +0035517c 00000017 R_ARM_RELATIVE │ │ │ │ +00355180 00000017 R_ARM_RELATIVE │ │ │ │ +003551a0 00000017 R_ARM_RELATIVE │ │ │ │ +003551a4 00000017 R_ARM_RELATIVE │ │ │ │ +003551a8 00000017 R_ARM_RELATIVE │ │ │ │ +003551c8 00000017 R_ARM_RELATIVE │ │ │ │ +003551cc 00000017 R_ARM_RELATIVE │ │ │ │ +003551d0 00000017 R_ARM_RELATIVE │ │ │ │ +003551f0 00000017 R_ARM_RELATIVE │ │ │ │ +003551f4 00000017 R_ARM_RELATIVE │ │ │ │ +003551f8 00000017 R_ARM_RELATIVE │ │ │ │ +00355218 00000017 R_ARM_RELATIVE │ │ │ │ +0035521c 00000017 R_ARM_RELATIVE │ │ │ │ +00355220 00000017 R_ARM_RELATIVE │ │ │ │ +00355240 00000017 R_ARM_RELATIVE │ │ │ │ +00355244 00000017 R_ARM_RELATIVE │ │ │ │ +00355248 00000017 R_ARM_RELATIVE │ │ │ │ +00355268 00000017 R_ARM_RELATIVE │ │ │ │ +0035526c 00000017 R_ARM_RELATIVE │ │ │ │ +00355270 00000017 R_ARM_RELATIVE │ │ │ │ +00355290 00000017 R_ARM_RELATIVE │ │ │ │ +00355294 00000017 R_ARM_RELATIVE │ │ │ │ +00355298 00000017 R_ARM_RELATIVE │ │ │ │ +003552b8 00000017 R_ARM_RELATIVE │ │ │ │ +003552bc 00000017 R_ARM_RELATIVE │ │ │ │ +003552c0 00000017 R_ARM_RELATIVE │ │ │ │ +003552e0 00000017 R_ARM_RELATIVE │ │ │ │ +003552e4 00000017 R_ARM_RELATIVE │ │ │ │ +003552e8 00000017 R_ARM_RELATIVE │ │ │ │ +00355308 00000017 R_ARM_RELATIVE │ │ │ │ +0035530c 00000017 R_ARM_RELATIVE │ │ │ │ +00355310 00000017 R_ARM_RELATIVE │ │ │ │ +00355330 00000017 R_ARM_RELATIVE │ │ │ │ +00355334 00000017 R_ARM_RELATIVE │ │ │ │ +00355338 00000017 R_ARM_RELATIVE │ │ │ │ +00355358 00000017 R_ARM_RELATIVE │ │ │ │ +0035535c 00000017 R_ARM_RELATIVE │ │ │ │ +00355360 00000017 R_ARM_RELATIVE │ │ │ │ +00355380 00000017 R_ARM_RELATIVE │ │ │ │ +00355384 00000017 R_ARM_RELATIVE │ │ │ │ +00355388 00000017 R_ARM_RELATIVE │ │ │ │ +003553a8 00000017 R_ARM_RELATIVE │ │ │ │ +003553ac 00000017 R_ARM_RELATIVE │ │ │ │ +003553b0 00000017 R_ARM_RELATIVE │ │ │ │ +003553d0 00000017 R_ARM_RELATIVE │ │ │ │ +003553d4 00000017 R_ARM_RELATIVE │ │ │ │ +003553d8 00000017 R_ARM_RELATIVE │ │ │ │ +003553f8 00000017 R_ARM_RELATIVE │ │ │ │ +003553fc 00000017 R_ARM_RELATIVE │ │ │ │ +00355400 00000017 R_ARM_RELATIVE │ │ │ │ +00355420 00000017 R_ARM_RELATIVE │ │ │ │ +00355424 00000017 R_ARM_RELATIVE │ │ │ │ +00355428 00000017 R_ARM_RELATIVE │ │ │ │ +00355448 00000017 R_ARM_RELATIVE │ │ │ │ +0035544c 00000017 R_ARM_RELATIVE │ │ │ │ +00355450 00000017 R_ARM_RELATIVE │ │ │ │ +00355470 00000017 R_ARM_RELATIVE │ │ │ │ +00355474 00000017 R_ARM_RELATIVE │ │ │ │ +00355478 00000017 R_ARM_RELATIVE │ │ │ │ +00355498 00000017 R_ARM_RELATIVE │ │ │ │ +0035549c 00000017 R_ARM_RELATIVE │ │ │ │ +003554a0 00000017 R_ARM_RELATIVE │ │ │ │ +003554c0 00000017 R_ARM_RELATIVE │ │ │ │ +003554c4 00000017 R_ARM_RELATIVE │ │ │ │ +003554c8 00000017 R_ARM_RELATIVE │ │ │ │ +003554e8 00000017 R_ARM_RELATIVE │ │ │ │ +003554ec 00000017 R_ARM_RELATIVE │ │ │ │ +003554f0 00000017 R_ARM_RELATIVE │ │ │ │ +00355510 00000017 R_ARM_RELATIVE │ │ │ │ +00355514 00000017 R_ARM_RELATIVE │ │ │ │ +00355518 00000017 R_ARM_RELATIVE │ │ │ │ +00355538 00000017 R_ARM_RELATIVE │ │ │ │ +0035553c 00000017 R_ARM_RELATIVE │ │ │ │ +00355540 00000017 R_ARM_RELATIVE │ │ │ │ +00355560 00000017 R_ARM_RELATIVE │ │ │ │ +00355564 00000017 R_ARM_RELATIVE │ │ │ │ +00355568 00000017 R_ARM_RELATIVE │ │ │ │ +00355588 00000017 R_ARM_RELATIVE │ │ │ │ +0035558c 00000017 R_ARM_RELATIVE │ │ │ │ +00355590 00000017 R_ARM_RELATIVE │ │ │ │ +003555b0 00000017 R_ARM_RELATIVE │ │ │ │ +003555b4 00000017 R_ARM_RELATIVE │ │ │ │ +003555b8 00000017 R_ARM_RELATIVE │ │ │ │ +003555d8 00000017 R_ARM_RELATIVE │ │ │ │ +003555dc 00000017 R_ARM_RELATIVE │ │ │ │ +003555e0 00000017 R_ARM_RELATIVE │ │ │ │ +00355600 00000017 R_ARM_RELATIVE │ │ │ │ +00355604 00000017 R_ARM_RELATIVE │ │ │ │ +00355608 00000017 R_ARM_RELATIVE │ │ │ │ +00355628 00000017 R_ARM_RELATIVE │ │ │ │ +0035562c 00000017 R_ARM_RELATIVE │ │ │ │ +00355630 00000017 R_ARM_RELATIVE │ │ │ │ +00355650 00000017 R_ARM_RELATIVE │ │ │ │ +00355654 00000017 R_ARM_RELATIVE │ │ │ │ +00355658 00000017 R_ARM_RELATIVE │ │ │ │ +00355678 00000017 R_ARM_RELATIVE │ │ │ │ +0035567c 00000017 R_ARM_RELATIVE │ │ │ │ +00355680 00000017 R_ARM_RELATIVE │ │ │ │ +003556a0 00000017 R_ARM_RELATIVE │ │ │ │ +003556a4 00000017 R_ARM_RELATIVE │ │ │ │ +003556a8 00000017 R_ARM_RELATIVE │ │ │ │ +003556c8 00000017 R_ARM_RELATIVE │ │ │ │ +003556cc 00000017 R_ARM_RELATIVE │ │ │ │ +003556d0 00000017 R_ARM_RELATIVE │ │ │ │ +003556f0 00000017 R_ARM_RELATIVE │ │ │ │ +003556f4 00000017 R_ARM_RELATIVE │ │ │ │ +003556f8 00000017 R_ARM_RELATIVE │ │ │ │ +00355718 00000017 R_ARM_RELATIVE │ │ │ │ +0035571c 00000017 R_ARM_RELATIVE │ │ │ │ +00355720 00000017 R_ARM_RELATIVE │ │ │ │ +00355740 00000017 R_ARM_RELATIVE │ │ │ │ +00355744 00000017 R_ARM_RELATIVE │ │ │ │ +00355748 00000017 R_ARM_RELATIVE │ │ │ │ +00355768 00000017 R_ARM_RELATIVE │ │ │ │ +0035576c 00000017 R_ARM_RELATIVE │ │ │ │ +00355770 00000017 R_ARM_RELATIVE │ │ │ │ +00355790 00000017 R_ARM_RELATIVE │ │ │ │ +00355794 00000017 R_ARM_RELATIVE │ │ │ │ +00355798 00000017 R_ARM_RELATIVE │ │ │ │ +003557b8 00000017 R_ARM_RELATIVE │ │ │ │ +003557bc 00000017 R_ARM_RELATIVE │ │ │ │ +003557c0 00000017 R_ARM_RELATIVE │ │ │ │ +003557e0 00000017 R_ARM_RELATIVE │ │ │ │ +003557e4 00000017 R_ARM_RELATIVE │ │ │ │ +003557e8 00000017 R_ARM_RELATIVE │ │ │ │ +00355808 00000017 R_ARM_RELATIVE │ │ │ │ +0035580c 00000017 R_ARM_RELATIVE │ │ │ │ +00355810 00000017 R_ARM_RELATIVE │ │ │ │ +00355830 00000017 R_ARM_RELATIVE │ │ │ │ +00355834 00000017 R_ARM_RELATIVE │ │ │ │ +00355838 00000017 R_ARM_RELATIVE │ │ │ │ +00355858 00000017 R_ARM_RELATIVE │ │ │ │ +0035585c 00000017 R_ARM_RELATIVE │ │ │ │ +00355860 00000017 R_ARM_RELATIVE │ │ │ │ +00355880 00000017 R_ARM_RELATIVE │ │ │ │ +00355884 00000017 R_ARM_RELATIVE │ │ │ │ +00355888 00000017 R_ARM_RELATIVE │ │ │ │ +003558a8 00000017 R_ARM_RELATIVE │ │ │ │ +003558ac 00000017 R_ARM_RELATIVE │ │ │ │ +003558b0 00000017 R_ARM_RELATIVE │ │ │ │ +003558d0 00000017 R_ARM_RELATIVE │ │ │ │ +003558d4 00000017 R_ARM_RELATIVE │ │ │ │ +003558d8 00000017 R_ARM_RELATIVE │ │ │ │ +003558f8 00000017 R_ARM_RELATIVE │ │ │ │ +003558fc 00000017 R_ARM_RELATIVE │ │ │ │ +00355900 00000017 R_ARM_RELATIVE │ │ │ │ +00355920 00000017 R_ARM_RELATIVE │ │ │ │ +00355924 00000017 R_ARM_RELATIVE │ │ │ │ +00355928 00000017 R_ARM_RELATIVE │ │ │ │ +00355948 00000017 R_ARM_RELATIVE │ │ │ │ +0035594c 00000017 R_ARM_RELATIVE │ │ │ │ +00355950 00000017 R_ARM_RELATIVE │ │ │ │ +00355970 00000017 R_ARM_RELATIVE │ │ │ │ +00355974 00000017 R_ARM_RELATIVE │ │ │ │ +00355978 00000017 R_ARM_RELATIVE │ │ │ │ +00355998 00000017 R_ARM_RELATIVE │ │ │ │ +0035599c 00000017 R_ARM_RELATIVE │ │ │ │ +003559a0 00000017 R_ARM_RELATIVE │ │ │ │ +003559c0 00000017 R_ARM_RELATIVE │ │ │ │ +003559c4 00000017 R_ARM_RELATIVE │ │ │ │ +003559c8 00000017 R_ARM_RELATIVE │ │ │ │ +003559e8 00000017 R_ARM_RELATIVE │ │ │ │ +003559ec 00000017 R_ARM_RELATIVE │ │ │ │ +003559f0 00000017 R_ARM_RELATIVE │ │ │ │ +00355a10 00000017 R_ARM_RELATIVE │ │ │ │ +00355a14 00000017 R_ARM_RELATIVE │ │ │ │ +00355a18 00000017 R_ARM_RELATIVE │ │ │ │ +00355a38 00000017 R_ARM_RELATIVE │ │ │ │ +00355a3c 00000017 R_ARM_RELATIVE │ │ │ │ +00355a40 00000017 R_ARM_RELATIVE │ │ │ │ +00355a60 00000017 R_ARM_RELATIVE │ │ │ │ +00355a64 00000017 R_ARM_RELATIVE │ │ │ │ +00355a68 00000017 R_ARM_RELATIVE │ │ │ │ +00355a88 00000017 R_ARM_RELATIVE │ │ │ │ +00355a8c 00000017 R_ARM_RELATIVE │ │ │ │ +00355a90 00000017 R_ARM_RELATIVE │ │ │ │ +00355ab0 00000017 R_ARM_RELATIVE │ │ │ │ +00355ab4 00000017 R_ARM_RELATIVE │ │ │ │ +00355ab8 00000017 R_ARM_RELATIVE │ │ │ │ +00355ad8 00000017 R_ARM_RELATIVE │ │ │ │ +00355adc 00000017 R_ARM_RELATIVE │ │ │ │ +00355ae0 00000017 R_ARM_RELATIVE │ │ │ │ +00355b00 00000017 R_ARM_RELATIVE │ │ │ │ +00355b04 00000017 R_ARM_RELATIVE │ │ │ │ +00355b08 00000017 R_ARM_RELATIVE │ │ │ │ +00355b28 00000017 R_ARM_RELATIVE │ │ │ │ +00355b2c 00000017 R_ARM_RELATIVE │ │ │ │ +00355b30 00000017 R_ARM_RELATIVE │ │ │ │ +00355b50 00000017 R_ARM_RELATIVE │ │ │ │ +00355b54 00000017 R_ARM_RELATIVE │ │ │ │ +00355b58 00000017 R_ARM_RELATIVE │ │ │ │ +00355b78 00000017 R_ARM_RELATIVE │ │ │ │ +00355b7c 00000017 R_ARM_RELATIVE │ │ │ │ +00355b80 00000017 R_ARM_RELATIVE │ │ │ │ +00355b98 00000017 R_ARM_RELATIVE │ │ │ │ +00355ba0 00000017 R_ARM_RELATIVE │ │ │ │ +00355ba4 00000017 R_ARM_RELATIVE │ │ │ │ +00355ba8 00000017 R_ARM_RELATIVE │ │ │ │ +00355bc8 00000017 R_ARM_RELATIVE │ │ │ │ +00355bcc 00000017 R_ARM_RELATIVE │ │ │ │ +00355bd0 00000017 R_ARM_RELATIVE │ │ │ │ +00355bf0 00000017 R_ARM_RELATIVE │ │ │ │ +00355bf4 00000017 R_ARM_RELATIVE │ │ │ │ +00355bf8 00000017 R_ARM_RELATIVE │ │ │ │ +00355c18 00000017 R_ARM_RELATIVE │ │ │ │ +00355c1c 00000017 R_ARM_RELATIVE │ │ │ │ +00355c20 00000017 R_ARM_RELATIVE │ │ │ │ +00355c40 00000017 R_ARM_RELATIVE │ │ │ │ +00355c44 00000017 R_ARM_RELATIVE │ │ │ │ +00355c48 00000017 R_ARM_RELATIVE │ │ │ │ +00355c68 00000017 R_ARM_RELATIVE │ │ │ │ +00355c70 00000017 R_ARM_RELATIVE │ │ │ │ +00355c90 00000017 R_ARM_RELATIVE │ │ │ │ +00355c94 00000017 R_ARM_RELATIVE │ │ │ │ +00355c98 00000017 R_ARM_RELATIVE │ │ │ │ +00355cb8 00000017 R_ARM_RELATIVE │ │ │ │ +00355cbc 00000017 R_ARM_RELATIVE │ │ │ │ +00355cc0 00000017 R_ARM_RELATIVE │ │ │ │ +00355ce0 00000017 R_ARM_RELATIVE │ │ │ │ +00355ce4 00000017 R_ARM_RELATIVE │ │ │ │ +00355ce8 00000017 R_ARM_RELATIVE │ │ │ │ +00355d08 00000017 R_ARM_RELATIVE │ │ │ │ +00355d0c 00000017 R_ARM_RELATIVE │ │ │ │ +00355d10 00000017 R_ARM_RELATIVE │ │ │ │ +00355d30 00000017 R_ARM_RELATIVE │ │ │ │ +00355d34 00000017 R_ARM_RELATIVE │ │ │ │ +00355d38 00000017 R_ARM_RELATIVE │ │ │ │ +00355d58 00000017 R_ARM_RELATIVE │ │ │ │ +00355d5c 00000017 R_ARM_RELATIVE │ │ │ │ +00355d60 00000017 R_ARM_RELATIVE │ │ │ │ +00355d80 00000017 R_ARM_RELATIVE │ │ │ │ +00355d84 00000017 R_ARM_RELATIVE │ │ │ │ +00355d88 00000017 R_ARM_RELATIVE │ │ │ │ +00355da8 00000017 R_ARM_RELATIVE │ │ │ │ +00355dac 00000017 R_ARM_RELATIVE │ │ │ │ +00355db0 00000017 R_ARM_RELATIVE │ │ │ │ +00355dd0 00000017 R_ARM_RELATIVE │ │ │ │ +00355dd4 00000017 R_ARM_RELATIVE │ │ │ │ +00355dd8 00000017 R_ARM_RELATIVE │ │ │ │ +00355df8 00000017 R_ARM_RELATIVE │ │ │ │ +00355dfc 00000017 R_ARM_RELATIVE │ │ │ │ +00355e00 00000017 R_ARM_RELATIVE │ │ │ │ +00355e20 00000017 R_ARM_RELATIVE │ │ │ │ +00355e24 00000017 R_ARM_RELATIVE │ │ │ │ +00355e28 00000017 R_ARM_RELATIVE │ │ │ │ +00355e48 00000017 R_ARM_RELATIVE │ │ │ │ +00355e4c 00000017 R_ARM_RELATIVE │ │ │ │ +00355e50 00000017 R_ARM_RELATIVE │ │ │ │ +00355e70 00000017 R_ARM_RELATIVE │ │ │ │ +00355e74 00000017 R_ARM_RELATIVE │ │ │ │ +00355e78 00000017 R_ARM_RELATIVE │ │ │ │ +00355e98 00000017 R_ARM_RELATIVE │ │ │ │ +00355e9c 00000017 R_ARM_RELATIVE │ │ │ │ +00355ea0 00000017 R_ARM_RELATIVE │ │ │ │ +00355ec0 00000017 R_ARM_RELATIVE │ │ │ │ +00355ec4 00000017 R_ARM_RELATIVE │ │ │ │ +00355ec8 00000017 R_ARM_RELATIVE │ │ │ │ +00355ee8 00000017 R_ARM_RELATIVE │ │ │ │ +00355eec 00000017 R_ARM_RELATIVE │ │ │ │ +00355ef0 00000017 R_ARM_RELATIVE │ │ │ │ +00355f10 00000017 R_ARM_RELATIVE │ │ │ │ +00355f14 00000017 R_ARM_RELATIVE │ │ │ │ +00355f18 00000017 R_ARM_RELATIVE │ │ │ │ +00355f38 00000017 R_ARM_RELATIVE │ │ │ │ +00355f3c 00000017 R_ARM_RELATIVE │ │ │ │ +00355f40 00000017 R_ARM_RELATIVE │ │ │ │ +00355f60 00000017 R_ARM_RELATIVE │ │ │ │ +00355f64 00000017 R_ARM_RELATIVE │ │ │ │ +00355f68 00000017 R_ARM_RELATIVE │ │ │ │ +00355f88 00000017 R_ARM_RELATIVE │ │ │ │ +00355f8c 00000017 R_ARM_RELATIVE │ │ │ │ +00355f90 00000017 R_ARM_RELATIVE │ │ │ │ +00355fb0 00000017 R_ARM_RELATIVE │ │ │ │ +00355fb4 00000017 R_ARM_RELATIVE │ │ │ │ +00355fb8 00000017 R_ARM_RELATIVE │ │ │ │ +00355fd8 00000017 R_ARM_RELATIVE │ │ │ │ +00355fdc 00000017 R_ARM_RELATIVE │ │ │ │ +00355fe0 00000017 R_ARM_RELATIVE │ │ │ │ +00356000 00000017 R_ARM_RELATIVE │ │ │ │ +00356004 00000017 R_ARM_RELATIVE │ │ │ │ +00356008 00000017 R_ARM_RELATIVE │ │ │ │ +00356028 00000017 R_ARM_RELATIVE │ │ │ │ +0035602c 00000017 R_ARM_RELATIVE │ │ │ │ +00356030 00000017 R_ARM_RELATIVE │ │ │ │ +00356050 00000017 R_ARM_RELATIVE │ │ │ │ +00356054 00000017 R_ARM_RELATIVE │ │ │ │ +00356058 00000017 R_ARM_RELATIVE │ │ │ │ +00356078 00000017 R_ARM_RELATIVE │ │ │ │ +0035607c 00000017 R_ARM_RELATIVE │ │ │ │ +00356080 00000017 R_ARM_RELATIVE │ │ │ │ +003560a0 00000017 R_ARM_RELATIVE │ │ │ │ +003560a4 00000017 R_ARM_RELATIVE │ │ │ │ +003560a8 00000017 R_ARM_RELATIVE │ │ │ │ +003560c8 00000017 R_ARM_RELATIVE │ │ │ │ +003560cc 00000017 R_ARM_RELATIVE │ │ │ │ +003560d0 00000017 R_ARM_RELATIVE │ │ │ │ +003560f0 00000017 R_ARM_RELATIVE │ │ │ │ +003560f4 00000017 R_ARM_RELATIVE │ │ │ │ +003560f8 00000017 R_ARM_RELATIVE │ │ │ │ +00356118 00000017 R_ARM_RELATIVE │ │ │ │ +0035611c 00000017 R_ARM_RELATIVE │ │ │ │ +00356120 00000017 R_ARM_RELATIVE │ │ │ │ +00356140 00000017 R_ARM_RELATIVE │ │ │ │ +00356144 00000017 R_ARM_RELATIVE │ │ │ │ +00356148 00000017 R_ARM_RELATIVE │ │ │ │ +00356168 00000017 R_ARM_RELATIVE │ │ │ │ +0035616c 00000017 R_ARM_RELATIVE │ │ │ │ +00356170 00000017 R_ARM_RELATIVE │ │ │ │ +00356190 00000017 R_ARM_RELATIVE │ │ │ │ +00356194 00000017 R_ARM_RELATIVE │ │ │ │ +00356198 00000017 R_ARM_RELATIVE │ │ │ │ +003561b8 00000017 R_ARM_RELATIVE │ │ │ │ +003561bc 00000017 R_ARM_RELATIVE │ │ │ │ +003561c0 00000017 R_ARM_RELATIVE │ │ │ │ +003561e0 00000017 R_ARM_RELATIVE │ │ │ │ +003561e4 00000017 R_ARM_RELATIVE │ │ │ │ +003561e8 00000017 R_ARM_RELATIVE │ │ │ │ +00356208 00000017 R_ARM_RELATIVE │ │ │ │ +0035620c 00000017 R_ARM_RELATIVE │ │ │ │ +00356210 00000017 R_ARM_RELATIVE │ │ │ │ +00356230 00000017 R_ARM_RELATIVE │ │ │ │ +00356234 00000017 R_ARM_RELATIVE │ │ │ │ +00356238 00000017 R_ARM_RELATIVE │ │ │ │ +00356258 00000017 R_ARM_RELATIVE │ │ │ │ +0035625c 00000017 R_ARM_RELATIVE │ │ │ │ +00356260 00000017 R_ARM_RELATIVE │ │ │ │ +00356280 00000017 R_ARM_RELATIVE │ │ │ │ +00356284 00000017 R_ARM_RELATIVE │ │ │ │ +00356288 00000017 R_ARM_RELATIVE │ │ │ │ +003562a8 00000017 R_ARM_RELATIVE │ │ │ │ +003562ac 00000017 R_ARM_RELATIVE │ │ │ │ +003562b0 00000017 R_ARM_RELATIVE │ │ │ │ +003562d0 00000017 R_ARM_RELATIVE │ │ │ │ +003562d4 00000017 R_ARM_RELATIVE │ │ │ │ +003562d8 00000017 R_ARM_RELATIVE │ │ │ │ +003562f8 00000017 R_ARM_RELATIVE │ │ │ │ +003562fc 00000017 R_ARM_RELATIVE │ │ │ │ +00356300 00000017 R_ARM_RELATIVE │ │ │ │ +00356320 00000017 R_ARM_RELATIVE │ │ │ │ +00356324 00000017 R_ARM_RELATIVE │ │ │ │ +00356328 00000017 R_ARM_RELATIVE │ │ │ │ +00356348 00000017 R_ARM_RELATIVE │ │ │ │ +0035634c 00000017 R_ARM_RELATIVE │ │ │ │ +00356350 00000017 R_ARM_RELATIVE │ │ │ │ +00356370 00000017 R_ARM_RELATIVE │ │ │ │ +00356374 00000017 R_ARM_RELATIVE │ │ │ │ +00356378 00000017 R_ARM_RELATIVE │ │ │ │ +00356398 00000017 R_ARM_RELATIVE │ │ │ │ +0035639c 00000017 R_ARM_RELATIVE │ │ │ │ +003563a0 00000017 R_ARM_RELATIVE │ │ │ │ +003563c0 00000017 R_ARM_RELATIVE │ │ │ │ +003563c4 00000017 R_ARM_RELATIVE │ │ │ │ +003563c8 00000017 R_ARM_RELATIVE │ │ │ │ +003563e8 00000017 R_ARM_RELATIVE │ │ │ │ +003563ec 00000017 R_ARM_RELATIVE │ │ │ │ +003563f0 00000017 R_ARM_RELATIVE │ │ │ │ +00356410 00000017 R_ARM_RELATIVE │ │ │ │ +00356414 00000017 R_ARM_RELATIVE │ │ │ │ +00356418 00000017 R_ARM_RELATIVE │ │ │ │ +00356438 00000017 R_ARM_RELATIVE │ │ │ │ +0035643c 00000017 R_ARM_RELATIVE │ │ │ │ +00356440 00000017 R_ARM_RELATIVE │ │ │ │ +00356460 00000017 R_ARM_RELATIVE │ │ │ │ +00356464 00000017 R_ARM_RELATIVE │ │ │ │ +00356468 00000017 R_ARM_RELATIVE │ │ │ │ +00356488 00000017 R_ARM_RELATIVE │ │ │ │ +0035648c 00000017 R_ARM_RELATIVE │ │ │ │ +00356490 00000017 R_ARM_RELATIVE │ │ │ │ +003564b0 00000017 R_ARM_RELATIVE │ │ │ │ +003564b4 00000017 R_ARM_RELATIVE │ │ │ │ +003564b8 00000017 R_ARM_RELATIVE │ │ │ │ +003564d8 00000017 R_ARM_RELATIVE │ │ │ │ +003564dc 00000017 R_ARM_RELATIVE │ │ │ │ +003564e0 00000017 R_ARM_RELATIVE │ │ │ │ +00356500 00000017 R_ARM_RELATIVE │ │ │ │ +00356504 00000017 R_ARM_RELATIVE │ │ │ │ +00356508 00000017 R_ARM_RELATIVE │ │ │ │ +00356528 00000017 R_ARM_RELATIVE │ │ │ │ +0035652c 00000017 R_ARM_RELATIVE │ │ │ │ +00356530 00000017 R_ARM_RELATIVE │ │ │ │ +00356550 00000017 R_ARM_RELATIVE │ │ │ │ +00356554 00000017 R_ARM_RELATIVE │ │ │ │ +00356558 00000017 R_ARM_RELATIVE │ │ │ │ +00356578 00000017 R_ARM_RELATIVE │ │ │ │ +0035657c 00000017 R_ARM_RELATIVE │ │ │ │ +00356580 00000017 R_ARM_RELATIVE │ │ │ │ +003565a0 00000017 R_ARM_RELATIVE │ │ │ │ +003565a4 00000017 R_ARM_RELATIVE │ │ │ │ +003565a8 00000017 R_ARM_RELATIVE │ │ │ │ +003565c8 00000017 R_ARM_RELATIVE │ │ │ │ +003565cc 00000017 R_ARM_RELATIVE │ │ │ │ +003565d0 00000017 R_ARM_RELATIVE │ │ │ │ +003565f0 00000017 R_ARM_RELATIVE │ │ │ │ +003565f4 00000017 R_ARM_RELATIVE │ │ │ │ +003565f8 00000017 R_ARM_RELATIVE │ │ │ │ +00356618 00000017 R_ARM_RELATIVE │ │ │ │ +0035661c 00000017 R_ARM_RELATIVE │ │ │ │ +00356620 00000017 R_ARM_RELATIVE │ │ │ │ +00356640 00000017 R_ARM_RELATIVE │ │ │ │ +00356644 00000017 R_ARM_RELATIVE │ │ │ │ +00356648 00000017 R_ARM_RELATIVE │ │ │ │ +00356668 00000017 R_ARM_RELATIVE │ │ │ │ +0035666c 00000017 R_ARM_RELATIVE │ │ │ │ +00356670 00000017 R_ARM_RELATIVE │ │ │ │ +00356690 00000017 R_ARM_RELATIVE │ │ │ │ +00356694 00000017 R_ARM_RELATIVE │ │ │ │ +00356698 00000017 R_ARM_RELATIVE │ │ │ │ +003566b8 00000017 R_ARM_RELATIVE │ │ │ │ +003566bc 00000017 R_ARM_RELATIVE │ │ │ │ +003566c0 00000017 R_ARM_RELATIVE │ │ │ │ +003566e0 00000017 R_ARM_RELATIVE │ │ │ │ +003566e4 00000017 R_ARM_RELATIVE │ │ │ │ +003566e8 00000017 R_ARM_RELATIVE │ │ │ │ +00356708 00000017 R_ARM_RELATIVE │ │ │ │ +0035670c 00000017 R_ARM_RELATIVE │ │ │ │ +00356710 00000017 R_ARM_RELATIVE │ │ │ │ +00356730 00000017 R_ARM_RELATIVE │ │ │ │ +00356734 00000017 R_ARM_RELATIVE │ │ │ │ +00356738 00000017 R_ARM_RELATIVE │ │ │ │ +00356758 00000017 R_ARM_RELATIVE │ │ │ │ +0035675c 00000017 R_ARM_RELATIVE │ │ │ │ +00356760 00000017 R_ARM_RELATIVE │ │ │ │ +00356780 00000017 R_ARM_RELATIVE │ │ │ │ +00356784 00000017 R_ARM_RELATIVE │ │ │ │ +00356788 00000017 R_ARM_RELATIVE │ │ │ │ +003567a8 00000017 R_ARM_RELATIVE │ │ │ │ +003567ac 00000017 R_ARM_RELATIVE │ │ │ │ +003567b0 00000017 R_ARM_RELATIVE │ │ │ │ +003567d0 00000017 R_ARM_RELATIVE │ │ │ │ +003567d4 00000017 R_ARM_RELATIVE │ │ │ │ +003567d8 00000017 R_ARM_RELATIVE │ │ │ │ +003567f8 00000017 R_ARM_RELATIVE │ │ │ │ +003567fc 00000017 R_ARM_RELATIVE │ │ │ │ +00356800 00000017 R_ARM_RELATIVE │ │ │ │ +00356820 00000017 R_ARM_RELATIVE │ │ │ │ +00356824 00000017 R_ARM_RELATIVE │ │ │ │ +00356828 00000017 R_ARM_RELATIVE │ │ │ │ +00356848 00000017 R_ARM_RELATIVE │ │ │ │ +0035684c 00000017 R_ARM_RELATIVE │ │ │ │ +00356850 00000017 R_ARM_RELATIVE │ │ │ │ +00356870 00000017 R_ARM_RELATIVE │ │ │ │ +00356874 00000017 R_ARM_RELATIVE │ │ │ │ +00356878 00000017 R_ARM_RELATIVE │ │ │ │ +00356898 00000017 R_ARM_RELATIVE │ │ │ │ +0035689c 00000017 R_ARM_RELATIVE │ │ │ │ +003568a0 00000017 R_ARM_RELATIVE │ │ │ │ +003568c0 00000017 R_ARM_RELATIVE │ │ │ │ +003568c4 00000017 R_ARM_RELATIVE │ │ │ │ +003568c8 00000017 R_ARM_RELATIVE │ │ │ │ +003568e8 00000017 R_ARM_RELATIVE │ │ │ │ +003568ec 00000017 R_ARM_RELATIVE │ │ │ │ +003568f0 00000017 R_ARM_RELATIVE │ │ │ │ +00356910 00000017 R_ARM_RELATIVE │ │ │ │ +00356914 00000017 R_ARM_RELATIVE │ │ │ │ +00356918 00000017 R_ARM_RELATIVE │ │ │ │ +00356938 00000017 R_ARM_RELATIVE │ │ │ │ +0035693c 00000017 R_ARM_RELATIVE │ │ │ │ +00356940 00000017 R_ARM_RELATIVE │ │ │ │ +00356960 00000017 R_ARM_RELATIVE │ │ │ │ +00356964 00000017 R_ARM_RELATIVE │ │ │ │ +00356968 00000017 R_ARM_RELATIVE │ │ │ │ +00356988 00000017 R_ARM_RELATIVE │ │ │ │ +0035698c 00000017 R_ARM_RELATIVE │ │ │ │ +00356990 00000017 R_ARM_RELATIVE │ │ │ │ +003569d8 00000017 R_ARM_RELATIVE │ │ │ │ +003569dc 00000017 R_ARM_RELATIVE │ │ │ │ +003569e0 00000017 R_ARM_RELATIVE │ │ │ │ +00356a00 00000017 R_ARM_RELATIVE │ │ │ │ +00356a04 00000017 R_ARM_RELATIVE │ │ │ │ +00356a08 00000017 R_ARM_RELATIVE │ │ │ │ +00356a28 00000017 R_ARM_RELATIVE │ │ │ │ +00356a2c 00000017 R_ARM_RELATIVE │ │ │ │ +00356a30 00000017 R_ARM_RELATIVE │ │ │ │ +00356a50 00000017 R_ARM_RELATIVE │ │ │ │ +00356a54 00000017 R_ARM_RELATIVE │ │ │ │ +00356a58 00000017 R_ARM_RELATIVE │ │ │ │ +00356a78 00000017 R_ARM_RELATIVE │ │ │ │ +00356a7c 00000017 R_ARM_RELATIVE │ │ │ │ +00356a80 00000017 R_ARM_RELATIVE │ │ │ │ +00356aa0 00000017 R_ARM_RELATIVE │ │ │ │ +00356aa4 00000017 R_ARM_RELATIVE │ │ │ │ +00356aa8 00000017 R_ARM_RELATIVE │ │ │ │ +00356ac8 00000017 R_ARM_RELATIVE │ │ │ │ +00356acc 00000017 R_ARM_RELATIVE │ │ │ │ +00356ad0 00000017 R_ARM_RELATIVE │ │ │ │ +00356af0 00000017 R_ARM_RELATIVE │ │ │ │ +00356af4 00000017 R_ARM_RELATIVE │ │ │ │ +00356af8 00000017 R_ARM_RELATIVE │ │ │ │ +00356b18 00000017 R_ARM_RELATIVE │ │ │ │ +00356b1c 00000017 R_ARM_RELATIVE │ │ │ │ +00356b20 00000017 R_ARM_RELATIVE │ │ │ │ +00356b40 00000017 R_ARM_RELATIVE │ │ │ │ +00356b44 00000017 R_ARM_RELATIVE │ │ │ │ +00356b48 00000017 R_ARM_RELATIVE │ │ │ │ +00356b68 00000017 R_ARM_RELATIVE │ │ │ │ +00356b6c 00000017 R_ARM_RELATIVE │ │ │ │ +00356b70 00000017 R_ARM_RELATIVE │ │ │ │ +00356b90 00000017 R_ARM_RELATIVE │ │ │ │ +00356b94 00000017 R_ARM_RELATIVE │ │ │ │ +00356b98 00000017 R_ARM_RELATIVE │ │ │ │ +00356bb8 00000017 R_ARM_RELATIVE │ │ │ │ +00356bbc 00000017 R_ARM_RELATIVE │ │ │ │ +00356bc0 00000017 R_ARM_RELATIVE │ │ │ │ +00356be0 00000017 R_ARM_RELATIVE │ │ │ │ +00356be4 00000017 R_ARM_RELATIVE │ │ │ │ +00356be8 00000017 R_ARM_RELATIVE │ │ │ │ +00356c08 00000017 R_ARM_RELATIVE │ │ │ │ +00356c0c 00000017 R_ARM_RELATIVE │ │ │ │ +00356c10 00000017 R_ARM_RELATIVE │ │ │ │ +00356c30 00000017 R_ARM_RELATIVE │ │ │ │ +00356c34 00000017 R_ARM_RELATIVE │ │ │ │ +00356c38 00000017 R_ARM_RELATIVE │ │ │ │ +00356c58 00000017 R_ARM_RELATIVE │ │ │ │ +00356c5c 00000017 R_ARM_RELATIVE │ │ │ │ +00356c60 00000017 R_ARM_RELATIVE │ │ │ │ +00356c80 00000017 R_ARM_RELATIVE │ │ │ │ +00356c84 00000017 R_ARM_RELATIVE │ │ │ │ +00356c88 00000017 R_ARM_RELATIVE │ │ │ │ +00356ca8 00000017 R_ARM_RELATIVE │ │ │ │ +00356cac 00000017 R_ARM_RELATIVE │ │ │ │ +00356cb0 00000017 R_ARM_RELATIVE │ │ │ │ +00356cd0 00000017 R_ARM_RELATIVE │ │ │ │ +00356cd4 00000017 R_ARM_RELATIVE │ │ │ │ +00356cd8 00000017 R_ARM_RELATIVE │ │ │ │ +00356cf8 00000017 R_ARM_RELATIVE │ │ │ │ +00356cfc 00000017 R_ARM_RELATIVE │ │ │ │ +00356d00 00000017 R_ARM_RELATIVE │ │ │ │ +00356d20 00000017 R_ARM_RELATIVE │ │ │ │ +00356d24 00000017 R_ARM_RELATIVE │ │ │ │ +00356d28 00000017 R_ARM_RELATIVE │ │ │ │ +00356d48 00000017 R_ARM_RELATIVE │ │ │ │ +00356d4c 00000017 R_ARM_RELATIVE │ │ │ │ +00356d50 00000017 R_ARM_RELATIVE │ │ │ │ +00356d70 00000017 R_ARM_RELATIVE │ │ │ │ +00356d74 00000017 R_ARM_RELATIVE │ │ │ │ +00356d78 00000017 R_ARM_RELATIVE │ │ │ │ +00356d98 00000017 R_ARM_RELATIVE │ │ │ │ +00356d9c 00000017 R_ARM_RELATIVE │ │ │ │ +00356da0 00000017 R_ARM_RELATIVE │ │ │ │ +00356dc0 00000017 R_ARM_RELATIVE │ │ │ │ +00356dc4 00000017 R_ARM_RELATIVE │ │ │ │ +00356dc8 00000017 R_ARM_RELATIVE │ │ │ │ +00356de8 00000017 R_ARM_RELATIVE │ │ │ │ +00356dec 00000017 R_ARM_RELATIVE │ │ │ │ +00356df0 00000017 R_ARM_RELATIVE │ │ │ │ +00356e10 00000017 R_ARM_RELATIVE │ │ │ │ +00356e14 00000017 R_ARM_RELATIVE │ │ │ │ +00356e18 00000017 R_ARM_RELATIVE │ │ │ │ +00356e38 00000017 R_ARM_RELATIVE │ │ │ │ +00356e3c 00000017 R_ARM_RELATIVE │ │ │ │ +00356e40 00000017 R_ARM_RELATIVE │ │ │ │ +00356e60 00000017 R_ARM_RELATIVE │ │ │ │ +00356e64 00000017 R_ARM_RELATIVE │ │ │ │ +00356e68 00000017 R_ARM_RELATIVE │ │ │ │ +00356e88 00000017 R_ARM_RELATIVE │ │ │ │ +00356e8c 00000017 R_ARM_RELATIVE │ │ │ │ +00356e90 00000017 R_ARM_RELATIVE │ │ │ │ +00356eb0 00000017 R_ARM_RELATIVE │ │ │ │ +00356eb4 00000017 R_ARM_RELATIVE │ │ │ │ +00356eb8 00000017 R_ARM_RELATIVE │ │ │ │ +00356ed8 00000017 R_ARM_RELATIVE │ │ │ │ +00356edc 00000017 R_ARM_RELATIVE │ │ │ │ +00356ee0 00000017 R_ARM_RELATIVE │ │ │ │ +00356f00 00000017 R_ARM_RELATIVE │ │ │ │ +00356f04 00000017 R_ARM_RELATIVE │ │ │ │ +00356f08 00000017 R_ARM_RELATIVE │ │ │ │ +00356f28 00000017 R_ARM_RELATIVE │ │ │ │ +00356f2c 00000017 R_ARM_RELATIVE │ │ │ │ +00356f30 00000017 R_ARM_RELATIVE │ │ │ │ +00356f50 00000017 R_ARM_RELATIVE │ │ │ │ +00356f54 00000017 R_ARM_RELATIVE │ │ │ │ +00356f58 00000017 R_ARM_RELATIVE │ │ │ │ +00356f78 00000017 R_ARM_RELATIVE │ │ │ │ +00356f7c 00000017 R_ARM_RELATIVE │ │ │ │ +00356f80 00000017 R_ARM_RELATIVE │ │ │ │ +00356fa0 00000017 R_ARM_RELATIVE │ │ │ │ +00356fa4 00000017 R_ARM_RELATIVE │ │ │ │ +00356fa8 00000017 R_ARM_RELATIVE │ │ │ │ +00356fc8 00000017 R_ARM_RELATIVE │ │ │ │ +00356fcc 00000017 R_ARM_RELATIVE │ │ │ │ +00356fd0 00000017 R_ARM_RELATIVE │ │ │ │ +00356ff0 00000017 R_ARM_RELATIVE │ │ │ │ +00356ff4 00000017 R_ARM_RELATIVE │ │ │ │ +00356ff8 00000017 R_ARM_RELATIVE │ │ │ │ +00357018 00000017 R_ARM_RELATIVE │ │ │ │ +0035701c 00000017 R_ARM_RELATIVE │ │ │ │ +00357020 00000017 R_ARM_RELATIVE │ │ │ │ +00357040 00000017 R_ARM_RELATIVE │ │ │ │ +00357044 00000017 R_ARM_RELATIVE │ │ │ │ +00357048 00000017 R_ARM_RELATIVE │ │ │ │ +00357068 00000017 R_ARM_RELATIVE │ │ │ │ +0035706c 00000017 R_ARM_RELATIVE │ │ │ │ +00357070 00000017 R_ARM_RELATIVE │ │ │ │ +00357090 00000017 R_ARM_RELATIVE │ │ │ │ +00357094 00000017 R_ARM_RELATIVE │ │ │ │ +00357098 00000017 R_ARM_RELATIVE │ │ │ │ +003570b8 00000017 R_ARM_RELATIVE │ │ │ │ +003570bc 00000017 R_ARM_RELATIVE │ │ │ │ +003570c0 00000017 R_ARM_RELATIVE │ │ │ │ +003570e0 00000017 R_ARM_RELATIVE │ │ │ │ +003570e4 00000017 R_ARM_RELATIVE │ │ │ │ +003570e8 00000017 R_ARM_RELATIVE │ │ │ │ +00357108 00000017 R_ARM_RELATIVE │ │ │ │ +0035710c 00000017 R_ARM_RELATIVE │ │ │ │ +00357110 00000017 R_ARM_RELATIVE │ │ │ │ +00357130 00000017 R_ARM_RELATIVE │ │ │ │ +00357134 00000017 R_ARM_RELATIVE │ │ │ │ +00357138 00000017 R_ARM_RELATIVE │ │ │ │ +00357180 00000017 R_ARM_RELATIVE │ │ │ │ +00357184 00000017 R_ARM_RELATIVE │ │ │ │ +00357188 00000017 R_ARM_RELATIVE │ │ │ │ +003571a8 00000017 R_ARM_RELATIVE │ │ │ │ +003571ac 00000017 R_ARM_RELATIVE │ │ │ │ +003571b0 00000017 R_ARM_RELATIVE │ │ │ │ +003571f8 00000017 R_ARM_RELATIVE │ │ │ │ +003571fc 00000017 R_ARM_RELATIVE │ │ │ │ +00357200 00000017 R_ARM_RELATIVE │ │ │ │ +00357220 00000017 R_ARM_RELATIVE │ │ │ │ +00357224 00000017 R_ARM_RELATIVE │ │ │ │ +00357228 00000017 R_ARM_RELATIVE │ │ │ │ +00357248 00000017 R_ARM_RELATIVE │ │ │ │ +0035724c 00000017 R_ARM_RELATIVE │ │ │ │ +00357250 00000017 R_ARM_RELATIVE │ │ │ │ +00357270 00000017 R_ARM_RELATIVE │ │ │ │ +00357274 00000017 R_ARM_RELATIVE │ │ │ │ +00357278 00000017 R_ARM_RELATIVE │ │ │ │ +00357298 00000017 R_ARM_RELATIVE │ │ │ │ +0035729c 00000017 R_ARM_RELATIVE │ │ │ │ +003572a0 00000017 R_ARM_RELATIVE │ │ │ │ +003572e8 00000017 R_ARM_RELATIVE │ │ │ │ +003572ec 00000017 R_ARM_RELATIVE │ │ │ │ +003572f0 00000017 R_ARM_RELATIVE │ │ │ │ +00357310 00000017 R_ARM_RELATIVE │ │ │ │ +00357314 00000017 R_ARM_RELATIVE │ │ │ │ +00357318 00000017 R_ARM_RELATIVE │ │ │ │ +00357338 00000017 R_ARM_RELATIVE │ │ │ │ +0035733c 00000017 R_ARM_RELATIVE │ │ │ │ +00357340 00000017 R_ARM_RELATIVE │ │ │ │ +00357360 00000017 R_ARM_RELATIVE │ │ │ │ +00357364 00000017 R_ARM_RELATIVE │ │ │ │ +00357368 00000017 R_ARM_RELATIVE │ │ │ │ +00357388 00000017 R_ARM_RELATIVE │ │ │ │ +0035738c 00000017 R_ARM_RELATIVE │ │ │ │ +00357390 00000017 R_ARM_RELATIVE │ │ │ │ +003573b0 00000017 R_ARM_RELATIVE │ │ │ │ +003573b4 00000017 R_ARM_RELATIVE │ │ │ │ +003573b8 00000017 R_ARM_RELATIVE │ │ │ │ +003573d8 00000017 R_ARM_RELATIVE │ │ │ │ +003573dc 00000017 R_ARM_RELATIVE │ │ │ │ +003573e0 00000017 R_ARM_RELATIVE │ │ │ │ +00357400 00000017 R_ARM_RELATIVE │ │ │ │ +00357404 00000017 R_ARM_RELATIVE │ │ │ │ +00357408 00000017 R_ARM_RELATIVE │ │ │ │ +00357450 00000017 R_ARM_RELATIVE │ │ │ │ +00357454 00000017 R_ARM_RELATIVE │ │ │ │ +00357458 00000017 R_ARM_RELATIVE │ │ │ │ +00357478 00000017 R_ARM_RELATIVE │ │ │ │ +0035747c 00000017 R_ARM_RELATIVE │ │ │ │ +00357480 00000017 R_ARM_RELATIVE │ │ │ │ +003574a0 00000017 R_ARM_RELATIVE │ │ │ │ +003574a4 00000017 R_ARM_RELATIVE │ │ │ │ +003574a8 00000017 R_ARM_RELATIVE │ │ │ │ +003574c8 00000017 R_ARM_RELATIVE │ │ │ │ +003574cc 00000017 R_ARM_RELATIVE │ │ │ │ +003574d0 00000017 R_ARM_RELATIVE │ │ │ │ +003574f0 00000017 R_ARM_RELATIVE │ │ │ │ +003574f4 00000017 R_ARM_RELATIVE │ │ │ │ +003574f8 00000017 R_ARM_RELATIVE │ │ │ │ +00357518 00000017 R_ARM_RELATIVE │ │ │ │ +0035751c 00000017 R_ARM_RELATIVE │ │ │ │ +00357520 00000017 R_ARM_RELATIVE │ │ │ │ +00357568 00000017 R_ARM_RELATIVE │ │ │ │ +0035756c 00000017 R_ARM_RELATIVE │ │ │ │ +00357570 00000017 R_ARM_RELATIVE │ │ │ │ +00357590 00000017 R_ARM_RELATIVE │ │ │ │ +00357594 00000017 R_ARM_RELATIVE │ │ │ │ +00357598 00000017 R_ARM_RELATIVE │ │ │ │ +003575b8 00000017 R_ARM_RELATIVE │ │ │ │ +003575bc 00000017 R_ARM_RELATIVE │ │ │ │ +003575c0 00000017 R_ARM_RELATIVE │ │ │ │ +003575e0 00000017 R_ARM_RELATIVE │ │ │ │ +003575e4 00000017 R_ARM_RELATIVE │ │ │ │ +003575e8 00000017 R_ARM_RELATIVE │ │ │ │ +00357608 00000017 R_ARM_RELATIVE │ │ │ │ +0035760c 00000017 R_ARM_RELATIVE │ │ │ │ +00357610 00000017 R_ARM_RELATIVE │ │ │ │ +00357630 00000017 R_ARM_RELATIVE │ │ │ │ +00357634 00000017 R_ARM_RELATIVE │ │ │ │ +00357638 00000017 R_ARM_RELATIVE │ │ │ │ +00357658 00000017 R_ARM_RELATIVE │ │ │ │ +0035765c 00000017 R_ARM_RELATIVE │ │ │ │ +00357660 00000017 R_ARM_RELATIVE │ │ │ │ +00357680 00000017 R_ARM_RELATIVE │ │ │ │ +00357684 00000017 R_ARM_RELATIVE │ │ │ │ +00357688 00000017 R_ARM_RELATIVE │ │ │ │ +003576a8 00000017 R_ARM_RELATIVE │ │ │ │ +003576ac 00000017 R_ARM_RELATIVE │ │ │ │ +003576b0 00000017 R_ARM_RELATIVE │ │ │ │ +003576f8 00000017 R_ARM_RELATIVE │ │ │ │ +003576fc 00000017 R_ARM_RELATIVE │ │ │ │ +00357700 00000017 R_ARM_RELATIVE │ │ │ │ +00357720 00000017 R_ARM_RELATIVE │ │ │ │ +00357724 00000017 R_ARM_RELATIVE │ │ │ │ +00357728 00000017 R_ARM_RELATIVE │ │ │ │ +00357748 00000017 R_ARM_RELATIVE │ │ │ │ +0035774c 00000017 R_ARM_RELATIVE │ │ │ │ +00357750 00000017 R_ARM_RELATIVE │ │ │ │ +00357770 00000017 R_ARM_RELATIVE │ │ │ │ +00357774 00000017 R_ARM_RELATIVE │ │ │ │ +00357778 00000017 R_ARM_RELATIVE │ │ │ │ +00357798 00000017 R_ARM_RELATIVE │ │ │ │ +0035779c 00000017 R_ARM_RELATIVE │ │ │ │ +003577a0 00000017 R_ARM_RELATIVE │ │ │ │ +003577c0 00000017 R_ARM_RELATIVE │ │ │ │ +003577c4 00000017 R_ARM_RELATIVE │ │ │ │ +003577c8 00000017 R_ARM_RELATIVE │ │ │ │ +003577e8 00000017 R_ARM_RELATIVE │ │ │ │ +003577ec 00000017 R_ARM_RELATIVE │ │ │ │ +003577f0 00000017 R_ARM_RELATIVE │ │ │ │ +00357810 00000017 R_ARM_RELATIVE │ │ │ │ +00357814 00000017 R_ARM_RELATIVE │ │ │ │ +00357818 00000017 R_ARM_RELATIVE │ │ │ │ +00357838 00000017 R_ARM_RELATIVE │ │ │ │ +0035783c 00000017 R_ARM_RELATIVE │ │ │ │ +00357840 00000017 R_ARM_RELATIVE │ │ │ │ +00357860 00000017 R_ARM_RELATIVE │ │ │ │ +00357864 00000017 R_ARM_RELATIVE │ │ │ │ +00357868 00000017 R_ARM_RELATIVE │ │ │ │ +00357888 00000017 R_ARM_RELATIVE │ │ │ │ +0035788c 00000017 R_ARM_RELATIVE │ │ │ │ +00357890 00000017 R_ARM_RELATIVE │ │ │ │ +003578b0 00000017 R_ARM_RELATIVE │ │ │ │ +003578b4 00000017 R_ARM_RELATIVE │ │ │ │ +003578b8 00000017 R_ARM_RELATIVE │ │ │ │ +003578d8 00000017 R_ARM_RELATIVE │ │ │ │ +003578dc 00000017 R_ARM_RELATIVE │ │ │ │ +003578e0 00000017 R_ARM_RELATIVE │ │ │ │ +00357900 00000017 R_ARM_RELATIVE │ │ │ │ +00357904 00000017 R_ARM_RELATIVE │ │ │ │ +00357908 00000017 R_ARM_RELATIVE │ │ │ │ +00357928 00000017 R_ARM_RELATIVE │ │ │ │ +0035792c 00000017 R_ARM_RELATIVE │ │ │ │ +00357930 00000017 R_ARM_RELATIVE │ │ │ │ +00357950 00000017 R_ARM_RELATIVE │ │ │ │ +00357954 00000017 R_ARM_RELATIVE │ │ │ │ +00357958 00000017 R_ARM_RELATIVE │ │ │ │ +00357978 00000017 R_ARM_RELATIVE │ │ │ │ +0035797c 00000017 R_ARM_RELATIVE │ │ │ │ +00357980 00000017 R_ARM_RELATIVE │ │ │ │ +003579a0 00000017 R_ARM_RELATIVE │ │ │ │ +003579a4 00000017 R_ARM_RELATIVE │ │ │ │ +003579a8 00000017 R_ARM_RELATIVE │ │ │ │ +003579c8 00000017 R_ARM_RELATIVE │ │ │ │ +003579cc 00000017 R_ARM_RELATIVE │ │ │ │ +003579d0 00000017 R_ARM_RELATIVE │ │ │ │ +003579f0 00000017 R_ARM_RELATIVE │ │ │ │ +003579f4 00000017 R_ARM_RELATIVE │ │ │ │ +003579f8 00000017 R_ARM_RELATIVE │ │ │ │ +00357a18 00000017 R_ARM_RELATIVE │ │ │ │ +00357a1c 00000017 R_ARM_RELATIVE │ │ │ │ +00357a20 00000017 R_ARM_RELATIVE │ │ │ │ +00357a40 00000017 R_ARM_RELATIVE │ │ │ │ +00357a44 00000017 R_ARM_RELATIVE │ │ │ │ +00357a48 00000017 R_ARM_RELATIVE │ │ │ │ +00357a68 00000017 R_ARM_RELATIVE │ │ │ │ +00357a6c 00000017 R_ARM_RELATIVE │ │ │ │ +00357a70 00000017 R_ARM_RELATIVE │ │ │ │ +00357a90 00000017 R_ARM_RELATIVE │ │ │ │ +00357a94 00000017 R_ARM_RELATIVE │ │ │ │ +00357a98 00000017 R_ARM_RELATIVE │ │ │ │ +00357ab8 00000017 R_ARM_RELATIVE │ │ │ │ +00357abc 00000017 R_ARM_RELATIVE │ │ │ │ +00357ac0 00000017 R_ARM_RELATIVE │ │ │ │ +00357ae0 00000017 R_ARM_RELATIVE │ │ │ │ +00357ae4 00000017 R_ARM_RELATIVE │ │ │ │ +00357ae8 00000017 R_ARM_RELATIVE │ │ │ │ +00357b08 00000017 R_ARM_RELATIVE │ │ │ │ +00357b0c 00000017 R_ARM_RELATIVE │ │ │ │ +00357b10 00000017 R_ARM_RELATIVE │ │ │ │ +00357b30 00000017 R_ARM_RELATIVE │ │ │ │ +00357b34 00000017 R_ARM_RELATIVE │ │ │ │ +00357b38 00000017 R_ARM_RELATIVE │ │ │ │ +00357b58 00000017 R_ARM_RELATIVE │ │ │ │ +00357b5c 00000017 R_ARM_RELATIVE │ │ │ │ +00357b60 00000017 R_ARM_RELATIVE │ │ │ │ +00357b80 00000017 R_ARM_RELATIVE │ │ │ │ +00357b84 00000017 R_ARM_RELATIVE │ │ │ │ +00357b88 00000017 R_ARM_RELATIVE │ │ │ │ +00357ba8 00000017 R_ARM_RELATIVE │ │ │ │ +00357bac 00000017 R_ARM_RELATIVE │ │ │ │ +00357bb0 00000017 R_ARM_RELATIVE │ │ │ │ +00357bd0 00000017 R_ARM_RELATIVE │ │ │ │ +00357bd4 00000017 R_ARM_RELATIVE │ │ │ │ +00357bd8 00000017 R_ARM_RELATIVE │ │ │ │ +00357bf8 00000017 R_ARM_RELATIVE │ │ │ │ +00357bfc 00000017 R_ARM_RELATIVE │ │ │ │ +00357c00 00000017 R_ARM_RELATIVE │ │ │ │ +00357c20 00000017 R_ARM_RELATIVE │ │ │ │ +00357c24 00000017 R_ARM_RELATIVE │ │ │ │ +00357c28 00000017 R_ARM_RELATIVE │ │ │ │ +00357c48 00000017 R_ARM_RELATIVE │ │ │ │ +00357c4c 00000017 R_ARM_RELATIVE │ │ │ │ +00357c50 00000017 R_ARM_RELATIVE │ │ │ │ +00357c70 00000017 R_ARM_RELATIVE │ │ │ │ +00357c74 00000017 R_ARM_RELATIVE │ │ │ │ +00357c78 00000017 R_ARM_RELATIVE │ │ │ │ +00357c98 00000017 R_ARM_RELATIVE │ │ │ │ +00357c9c 00000017 R_ARM_RELATIVE │ │ │ │ +00357ca0 00000017 R_ARM_RELATIVE │ │ │ │ +00357cc0 00000017 R_ARM_RELATIVE │ │ │ │ +00357cc4 00000017 R_ARM_RELATIVE │ │ │ │ +00357cc8 00000017 R_ARM_RELATIVE │ │ │ │ +00357ce8 00000017 R_ARM_RELATIVE │ │ │ │ +00357cec 00000017 R_ARM_RELATIVE │ │ │ │ +00357cf0 00000017 R_ARM_RELATIVE │ │ │ │ +00357d10 00000017 R_ARM_RELATIVE │ │ │ │ +00357d14 00000017 R_ARM_RELATIVE │ │ │ │ +00357d18 00000017 R_ARM_RELATIVE │ │ │ │ +00357d38 00000017 R_ARM_RELATIVE │ │ │ │ +00357d3c 00000017 R_ARM_RELATIVE │ │ │ │ +00357d40 00000017 R_ARM_RELATIVE │ │ │ │ +00357d60 00000017 R_ARM_RELATIVE │ │ │ │ +00357d64 00000017 R_ARM_RELATIVE │ │ │ │ +00357d68 00000017 R_ARM_RELATIVE │ │ │ │ +00357db0 00000017 R_ARM_RELATIVE │ │ │ │ +00357db4 00000017 R_ARM_RELATIVE │ │ │ │ +00357db8 00000017 R_ARM_RELATIVE │ │ │ │ +00357dd8 00000017 R_ARM_RELATIVE │ │ │ │ +00357ddc 00000017 R_ARM_RELATIVE │ │ │ │ +00357de0 00000017 R_ARM_RELATIVE │ │ │ │ +00357e00 00000017 R_ARM_RELATIVE │ │ │ │ +00357e04 00000017 R_ARM_RELATIVE │ │ │ │ +00357e08 00000017 R_ARM_RELATIVE │ │ │ │ +00357e28 00000017 R_ARM_RELATIVE │ │ │ │ +00357e2c 00000017 R_ARM_RELATIVE │ │ │ │ +00357e30 00000017 R_ARM_RELATIVE │ │ │ │ +00357e50 00000017 R_ARM_RELATIVE │ │ │ │ +00357e54 00000017 R_ARM_RELATIVE │ │ │ │ +00357e58 00000017 R_ARM_RELATIVE │ │ │ │ +00357e78 00000017 R_ARM_RELATIVE │ │ │ │ +00357e7c 00000017 R_ARM_RELATIVE │ │ │ │ +00357e80 00000017 R_ARM_RELATIVE │ │ │ │ +00357ea0 00000017 R_ARM_RELATIVE │ │ │ │ +00357ea4 00000017 R_ARM_RELATIVE │ │ │ │ +00357ea8 00000017 R_ARM_RELATIVE │ │ │ │ +00357ef0 00000017 R_ARM_RELATIVE │ │ │ │ +00357ef4 00000017 R_ARM_RELATIVE │ │ │ │ +00357ef8 00000017 R_ARM_RELATIVE │ │ │ │ +00357f18 00000017 R_ARM_RELATIVE │ │ │ │ +00357f1c 00000017 R_ARM_RELATIVE │ │ │ │ +00357f20 00000017 R_ARM_RELATIVE │ │ │ │ +00357f40 00000017 R_ARM_RELATIVE │ │ │ │ +00357f44 00000017 R_ARM_RELATIVE │ │ │ │ +00357f48 00000017 R_ARM_RELATIVE │ │ │ │ +00357f68 00000017 R_ARM_RELATIVE │ │ │ │ +00357f6c 00000017 R_ARM_RELATIVE │ │ │ │ +00357f70 00000017 R_ARM_RELATIVE │ │ │ │ +00357f90 00000017 R_ARM_RELATIVE │ │ │ │ +00357f94 00000017 R_ARM_RELATIVE │ │ │ │ +00357f98 00000017 R_ARM_RELATIVE │ │ │ │ +00357fb8 00000017 R_ARM_RELATIVE │ │ │ │ +00357fbc 00000017 R_ARM_RELATIVE │ │ │ │ +00357fc0 00000017 R_ARM_RELATIVE │ │ │ │ +00357fe0 00000017 R_ARM_RELATIVE │ │ │ │ +00357fe4 00000017 R_ARM_RELATIVE │ │ │ │ +00357fe8 00000017 R_ARM_RELATIVE │ │ │ │ +00358008 00000017 R_ARM_RELATIVE │ │ │ │ +0035800c 00000017 R_ARM_RELATIVE │ │ │ │ +00358010 00000017 R_ARM_RELATIVE │ │ │ │ +00358030 00000017 R_ARM_RELATIVE │ │ │ │ +00358034 00000017 R_ARM_RELATIVE │ │ │ │ +00358038 00000017 R_ARM_RELATIVE │ │ │ │ +00358080 00000017 R_ARM_RELATIVE │ │ │ │ +00358084 00000017 R_ARM_RELATIVE │ │ │ │ +00358088 00000017 R_ARM_RELATIVE │ │ │ │ +003580a8 00000017 R_ARM_RELATIVE │ │ │ │ +003580ac 00000017 R_ARM_RELATIVE │ │ │ │ +003580b0 00000017 R_ARM_RELATIVE │ │ │ │ +003580d0 00000017 R_ARM_RELATIVE │ │ │ │ +003580d4 00000017 R_ARM_RELATIVE │ │ │ │ +003580d8 00000017 R_ARM_RELATIVE │ │ │ │ +003580f8 00000017 R_ARM_RELATIVE │ │ │ │ +003580fc 00000017 R_ARM_RELATIVE │ │ │ │ +00358100 00000017 R_ARM_RELATIVE │ │ │ │ +00358120 00000017 R_ARM_RELATIVE │ │ │ │ +00358124 00000017 R_ARM_RELATIVE │ │ │ │ +00358128 00000017 R_ARM_RELATIVE │ │ │ │ +00358148 00000017 R_ARM_RELATIVE │ │ │ │ +0035814c 00000017 R_ARM_RELATIVE │ │ │ │ +00358150 00000017 R_ARM_RELATIVE │ │ │ │ +00358170 00000017 R_ARM_RELATIVE │ │ │ │ +00358174 00000017 R_ARM_RELATIVE │ │ │ │ +00358178 00000017 R_ARM_RELATIVE │ │ │ │ +00358198 00000017 R_ARM_RELATIVE │ │ │ │ +0035819c 00000017 R_ARM_RELATIVE │ │ │ │ +003581a0 00000017 R_ARM_RELATIVE │ │ │ │ +003581c0 00000017 R_ARM_RELATIVE │ │ │ │ +003581c4 00000017 R_ARM_RELATIVE │ │ │ │ +003581c8 00000017 R_ARM_RELATIVE │ │ │ │ +003581e8 00000017 R_ARM_RELATIVE │ │ │ │ +003581ec 00000017 R_ARM_RELATIVE │ │ │ │ +003581f0 00000017 R_ARM_RELATIVE │ │ │ │ +00358238 00000017 R_ARM_RELATIVE │ │ │ │ +0035823c 00000017 R_ARM_RELATIVE │ │ │ │ +00358240 00000017 R_ARM_RELATIVE │ │ │ │ +00358244 00000017 R_ARM_RELATIVE │ │ │ │ +00358248 00000017 R_ARM_RELATIVE │ │ │ │ +0035824c 00000017 R_ARM_RELATIVE │ │ │ │ +00358250 00000017 R_ARM_RELATIVE │ │ │ │ +00358254 00000017 R_ARM_RELATIVE │ │ │ │ +00358258 00000017 R_ARM_RELATIVE │ │ │ │ +0035825c 00000017 R_ARM_RELATIVE │ │ │ │ +00358260 00000017 R_ARM_RELATIVE │ │ │ │ +00358264 00000017 R_ARM_RELATIVE │ │ │ │ +0035826c 00000017 R_ARM_RELATIVE │ │ │ │ +00358270 00000017 R_ARM_RELATIVE │ │ │ │ +00358274 00000017 R_ARM_RELATIVE │ │ │ │ +00358278 00000017 R_ARM_RELATIVE │ │ │ │ +0035827c 00000017 R_ARM_RELATIVE │ │ │ │ +00358280 00000017 R_ARM_RELATIVE │ │ │ │ +00358284 00000017 R_ARM_RELATIVE │ │ │ │ +00358288 00000017 R_ARM_RELATIVE │ │ │ │ +0035828c 00000017 R_ARM_RELATIVE │ │ │ │ +00358290 00000017 R_ARM_RELATIVE │ │ │ │ +00358294 00000017 R_ARM_RELATIVE │ │ │ │ +00358298 00000017 R_ARM_RELATIVE │ │ │ │ +0035829c 00000017 R_ARM_RELATIVE │ │ │ │ +003582a0 00000017 R_ARM_RELATIVE │ │ │ │ +003582a4 00000017 R_ARM_RELATIVE │ │ │ │ +003582a8 00000017 R_ARM_RELATIVE │ │ │ │ +003582ac 00000017 R_ARM_RELATIVE │ │ │ │ +003582b0 00000017 R_ARM_RELATIVE │ │ │ │ +003582b4 00000017 R_ARM_RELATIVE │ │ │ │ +003582b8 00000017 R_ARM_RELATIVE │ │ │ │ +003582bc 00000017 R_ARM_RELATIVE │ │ │ │ +003582c0 00000017 R_ARM_RELATIVE │ │ │ │ +003582c4 00000017 R_ARM_RELATIVE │ │ │ │ +003582c8 00000017 R_ARM_RELATIVE │ │ │ │ +003582cc 00000017 R_ARM_RELATIVE │ │ │ │ +003582d4 00000017 R_ARM_RELATIVE │ │ │ │ +003582dc 00000017 R_ARM_RELATIVE │ │ │ │ +003582fc 00000017 R_ARM_RELATIVE │ │ │ │ +00358304 00000017 R_ARM_RELATIVE │ │ │ │ +00358324 00000017 R_ARM_RELATIVE │ │ │ │ +0035832c 00000017 R_ARM_RELATIVE │ │ │ │ +0035834c 00000017 R_ARM_RELATIVE │ │ │ │ +00358354 00000017 R_ARM_RELATIVE │ │ │ │ +00358374 00000017 R_ARM_RELATIVE │ │ │ │ +0035837c 00000017 R_ARM_RELATIVE │ │ │ │ +0035839c 00000017 R_ARM_RELATIVE │ │ │ │ +003583a4 00000017 R_ARM_RELATIVE │ │ │ │ +003583c4 00000017 R_ARM_RELATIVE │ │ │ │ +003583cc 00000017 R_ARM_RELATIVE │ │ │ │ +003583ec 00000017 R_ARM_RELATIVE │ │ │ │ +003583f4 00000017 R_ARM_RELATIVE │ │ │ │ +00358414 00000017 R_ARM_RELATIVE │ │ │ │ +0035841c 00000017 R_ARM_RELATIVE │ │ │ │ +0035843c 00000017 R_ARM_RELATIVE │ │ │ │ +00358444 00000017 R_ARM_RELATIVE │ │ │ │ +00358464 00000017 R_ARM_RELATIVE │ │ │ │ +0035846c 00000017 R_ARM_RELATIVE │ │ │ │ +0035848c 00000017 R_ARM_RELATIVE │ │ │ │ +00358494 00000017 R_ARM_RELATIVE │ │ │ │ +003584b4 00000017 R_ARM_RELATIVE │ │ │ │ +003584bc 00000017 R_ARM_RELATIVE │ │ │ │ +003584dc 00000017 R_ARM_RELATIVE │ │ │ │ +003584e4 00000017 R_ARM_RELATIVE │ │ │ │ +00358504 00000017 R_ARM_RELATIVE │ │ │ │ +0035850c 00000017 R_ARM_RELATIVE │ │ │ │ +0035852c 00000017 R_ARM_RELATIVE │ │ │ │ +00358534 00000017 R_ARM_RELATIVE │ │ │ │ +00358554 00000017 R_ARM_RELATIVE │ │ │ │ +0035855c 00000017 R_ARM_RELATIVE │ │ │ │ +0035857c 00000017 R_ARM_RELATIVE │ │ │ │ +00358584 00000017 R_ARM_RELATIVE │ │ │ │ +003585a4 00000017 R_ARM_RELATIVE │ │ │ │ +003585ac 00000017 R_ARM_RELATIVE │ │ │ │ +003585cc 00000017 R_ARM_RELATIVE │ │ │ │ +003585d4 00000017 R_ARM_RELATIVE │ │ │ │ +003585f4 00000017 R_ARM_RELATIVE │ │ │ │ +003585fc 00000017 R_ARM_RELATIVE │ │ │ │ +0035861c 00000017 R_ARM_RELATIVE │ │ │ │ +00358624 00000017 R_ARM_RELATIVE │ │ │ │ +00358644 00000017 R_ARM_RELATIVE │ │ │ │ +0035864c 00000017 R_ARM_RELATIVE │ │ │ │ +0035866c 00000017 R_ARM_RELATIVE │ │ │ │ +00358674 00000017 R_ARM_RELATIVE │ │ │ │ +00358694 00000017 R_ARM_RELATIVE │ │ │ │ +0035869c 00000017 R_ARM_RELATIVE │ │ │ │ +003586bc 00000017 R_ARM_RELATIVE │ │ │ │ +003586c4 00000017 R_ARM_RELATIVE │ │ │ │ +003586e4 00000017 R_ARM_RELATIVE │ │ │ │ +003586ec 00000017 R_ARM_RELATIVE │ │ │ │ +0035870c 00000017 R_ARM_RELATIVE │ │ │ │ +00358714 00000017 R_ARM_RELATIVE │ │ │ │ +00358734 00000017 R_ARM_RELATIVE │ │ │ │ +0035873c 00000017 R_ARM_RELATIVE │ │ │ │ +0035875c 00000017 R_ARM_RELATIVE │ │ │ │ +00358764 00000017 R_ARM_RELATIVE │ │ │ │ +00358784 00000017 R_ARM_RELATIVE │ │ │ │ +0035878c 00000017 R_ARM_RELATIVE │ │ │ │ +003587ac 00000017 R_ARM_RELATIVE │ │ │ │ +003587b4 00000017 R_ARM_RELATIVE │ │ │ │ +003587d4 00000017 R_ARM_RELATIVE │ │ │ │ +003587dc 00000017 R_ARM_RELATIVE │ │ │ │ +003587fc 00000017 R_ARM_RELATIVE │ │ │ │ +00358804 00000017 R_ARM_RELATIVE │ │ │ │ +00358824 00000017 R_ARM_RELATIVE │ │ │ │ +0035882c 00000017 R_ARM_RELATIVE │ │ │ │ +0035884c 00000017 R_ARM_RELATIVE │ │ │ │ +00358854 00000017 R_ARM_RELATIVE │ │ │ │ +00358874 00000017 R_ARM_RELATIVE │ │ │ │ +0035887c 00000017 R_ARM_RELATIVE │ │ │ │ +0035889c 00000017 R_ARM_RELATIVE │ │ │ │ +003588a4 00000017 R_ARM_RELATIVE │ │ │ │ +003588c4 00000017 R_ARM_RELATIVE │ │ │ │ +003588cc 00000017 R_ARM_RELATIVE │ │ │ │ +003588ec 00000017 R_ARM_RELATIVE │ │ │ │ +003588f4 00000017 R_ARM_RELATIVE │ │ │ │ +00358914 00000017 R_ARM_RELATIVE │ │ │ │ +0035891c 00000017 R_ARM_RELATIVE │ │ │ │ +0035893c 00000017 R_ARM_RELATIVE │ │ │ │ +00358944 00000017 R_ARM_RELATIVE │ │ │ │ +00358964 00000017 R_ARM_RELATIVE │ │ │ │ +0035896c 00000017 R_ARM_RELATIVE │ │ │ │ +0035898c 00000017 R_ARM_RELATIVE │ │ │ │ +00358994 00000017 R_ARM_RELATIVE │ │ │ │ +00358998 00000017 R_ARM_RELATIVE │ │ │ │ +003589b4 00000017 R_ARM_RELATIVE │ │ │ │ +003589bc 00000017 R_ARM_RELATIVE │ │ │ │ +003589c0 00000017 R_ARM_RELATIVE │ │ │ │ +003589dc 00000017 R_ARM_RELATIVE │ │ │ │ +003589e4 00000017 R_ARM_RELATIVE │ │ │ │ +003589e8 00000017 R_ARM_RELATIVE │ │ │ │ +00358a04 00000017 R_ARM_RELATIVE │ │ │ │ +00358a0c 00000017 R_ARM_RELATIVE │ │ │ │ +00358a10 00000017 R_ARM_RELATIVE │ │ │ │ +00358a2c 00000017 R_ARM_RELATIVE │ │ │ │ +00358a30 00000017 R_ARM_RELATIVE │ │ │ │ +00358a34 00000017 R_ARM_RELATIVE │ │ │ │ +00358a38 00000017 R_ARM_RELATIVE │ │ │ │ +00358a54 00000017 R_ARM_RELATIVE │ │ │ │ +00358a5c 00000017 R_ARM_RELATIVE │ │ │ │ +00358a60 00000017 R_ARM_RELATIVE │ │ │ │ +00358a7c 00000017 R_ARM_RELATIVE │ │ │ │ +00358a84 00000017 R_ARM_RELATIVE │ │ │ │ +00358a88 00000017 R_ARM_RELATIVE │ │ │ │ +00358aa4 00000017 R_ARM_RELATIVE │ │ │ │ +00358aa8 00000017 R_ARM_RELATIVE │ │ │ │ +00358aac 00000017 R_ARM_RELATIVE │ │ │ │ +00358ab0 00000017 R_ARM_RELATIVE │ │ │ │ +00358acc 00000017 R_ARM_RELATIVE │ │ │ │ +00358ad0 00000017 R_ARM_RELATIVE │ │ │ │ +00358ad4 00000017 R_ARM_RELATIVE │ │ │ │ +00358ad8 00000017 R_ARM_RELATIVE │ │ │ │ +00358af4 00000017 R_ARM_RELATIVE │ │ │ │ +00358af8 00000017 R_ARM_RELATIVE │ │ │ │ +00358afc 00000017 R_ARM_RELATIVE │ │ │ │ +00358b00 00000017 R_ARM_RELATIVE │ │ │ │ +00358b1c 00000017 R_ARM_RELATIVE │ │ │ │ +00358b20 00000017 R_ARM_RELATIVE │ │ │ │ +00358b24 00000017 R_ARM_RELATIVE │ │ │ │ +00358b28 00000017 R_ARM_RELATIVE │ │ │ │ +00358b44 00000017 R_ARM_RELATIVE │ │ │ │ +00358b48 00000017 R_ARM_RELATIVE │ │ │ │ +00358b4c 00000017 R_ARM_RELATIVE │ │ │ │ +00358b6c 00000017 R_ARM_RELATIVE │ │ │ │ +00358b70 00000017 R_ARM_RELATIVE │ │ │ │ +00358b74 00000017 R_ARM_RELATIVE │ │ │ │ +00358b94 00000017 R_ARM_RELATIVE │ │ │ │ +00358b98 00000017 R_ARM_RELATIVE │ │ │ │ +00358b9c 00000017 R_ARM_RELATIVE │ │ │ │ +00358bbc 00000017 R_ARM_RELATIVE │ │ │ │ +00358bc0 00000017 R_ARM_RELATIVE │ │ │ │ +00358bc4 00000017 R_ARM_RELATIVE │ │ │ │ +00358be4 00000017 R_ARM_RELATIVE │ │ │ │ +00358be8 00000017 R_ARM_RELATIVE │ │ │ │ +00358bec 00000017 R_ARM_RELATIVE │ │ │ │ +00358c0c 00000017 R_ARM_RELATIVE │ │ │ │ +00358c10 00000017 R_ARM_RELATIVE │ │ │ │ +00358c14 00000017 R_ARM_RELATIVE │ │ │ │ +00358c34 00000017 R_ARM_RELATIVE │ │ │ │ +00358c3c 00000017 R_ARM_RELATIVE │ │ │ │ +00358c40 00000017 R_ARM_RELATIVE │ │ │ │ +00358c5c 00000017 R_ARM_RELATIVE │ │ │ │ +00358c64 00000017 R_ARM_RELATIVE │ │ │ │ +00358c68 00000017 R_ARM_RELATIVE │ │ │ │ +00358c6c 00000017 R_ARM_RELATIVE │ │ │ │ +00358c84 00000017 R_ARM_RELATIVE │ │ │ │ +00358c8c 00000017 R_ARM_RELATIVE │ │ │ │ +00358c90 00000017 R_ARM_RELATIVE │ │ │ │ +00358cac 00000017 R_ARM_RELATIVE │ │ │ │ +00358cb0 00000017 R_ARM_RELATIVE │ │ │ │ +00358cb4 00000017 R_ARM_RELATIVE │ │ │ │ +00358cd4 00000017 R_ARM_RELATIVE │ │ │ │ +00358cd8 00000017 R_ARM_RELATIVE │ │ │ │ +00358cdc 00000017 R_ARM_RELATIVE │ │ │ │ +00358cfc 00000017 R_ARM_RELATIVE │ │ │ │ +00358d00 00000017 R_ARM_RELATIVE │ │ │ │ +00358d04 00000017 R_ARM_RELATIVE │ │ │ │ +00358d24 00000017 R_ARM_RELATIVE │ │ │ │ +00358d28 00000017 R_ARM_RELATIVE │ │ │ │ +00358d2c 00000017 R_ARM_RELATIVE │ │ │ │ +00358d4c 00000017 R_ARM_RELATIVE │ │ │ │ +00358d50 00000017 R_ARM_RELATIVE │ │ │ │ +00358d54 00000017 R_ARM_RELATIVE │ │ │ │ +00358d74 00000017 R_ARM_RELATIVE │ │ │ │ +00358d78 00000017 R_ARM_RELATIVE │ │ │ │ +00358d7c 00000017 R_ARM_RELATIVE │ │ │ │ +00358d9c 00000017 R_ARM_RELATIVE │ │ │ │ +00358da0 00000017 R_ARM_RELATIVE │ │ │ │ +00358da4 00000017 R_ARM_RELATIVE │ │ │ │ +00358da8 00000017 R_ARM_RELATIVE │ │ │ │ +00358dac 00000017 R_ARM_RELATIVE │ │ │ │ +00358db0 00000017 R_ARM_RELATIVE │ │ │ │ +00358db4 00000017 R_ARM_RELATIVE │ │ │ │ +00358dc4 00000017 R_ARM_RELATIVE │ │ │ │ +00358dcc 00000017 R_ARM_RELATIVE │ │ │ │ +00358dec 00000017 R_ARM_RELATIVE │ │ │ │ +00358df0 00000017 R_ARM_RELATIVE │ │ │ │ +00358df4 00000017 R_ARM_RELATIVE │ │ │ │ +00358e14 00000017 R_ARM_RELATIVE │ │ │ │ +00358e18 00000017 R_ARM_RELATIVE │ │ │ │ +00358e1c 00000017 R_ARM_RELATIVE │ │ │ │ +00358e3c 00000017 R_ARM_RELATIVE │ │ │ │ +00358e44 00000017 R_ARM_RELATIVE │ │ │ │ +00358e64 00000017 R_ARM_RELATIVE │ │ │ │ +00358e6c 00000017 R_ARM_RELATIVE │ │ │ │ +00358e8c 00000017 R_ARM_RELATIVE │ │ │ │ +00358e94 00000017 R_ARM_RELATIVE │ │ │ │ +00358eb4 00000017 R_ARM_RELATIVE │ │ │ │ +00358ebc 00000017 R_ARM_RELATIVE │ │ │ │ +00358edc 00000017 R_ARM_RELATIVE │ │ │ │ +00358ee4 00000017 R_ARM_RELATIVE │ │ │ │ +00358f04 00000017 R_ARM_RELATIVE │ │ │ │ +00358f0c 00000017 R_ARM_RELATIVE │ │ │ │ +00358f2c 00000017 R_ARM_RELATIVE │ │ │ │ +00358f34 00000017 R_ARM_RELATIVE │ │ │ │ +00358f54 00000017 R_ARM_RELATIVE │ │ │ │ +00358f5c 00000017 R_ARM_RELATIVE │ │ │ │ +00358f7c 00000017 R_ARM_RELATIVE │ │ │ │ +00358f84 00000017 R_ARM_RELATIVE │ │ │ │ +00358fa4 00000017 R_ARM_RELATIVE │ │ │ │ +00358fac 00000017 R_ARM_RELATIVE │ │ │ │ +00358fcc 00000017 R_ARM_RELATIVE │ │ │ │ +00358fd4 00000017 R_ARM_RELATIVE │ │ │ │ +00358ff4 00000017 R_ARM_RELATIVE │ │ │ │ +00358ffc 00000017 R_ARM_RELATIVE │ │ │ │ +0035901c 00000017 R_ARM_RELATIVE │ │ │ │ +00359024 00000017 R_ARM_RELATIVE │ │ │ │ +00359044 00000017 R_ARM_RELATIVE │ │ │ │ +0035904c 00000017 R_ARM_RELATIVE │ │ │ │ +0035906c 00000017 R_ARM_RELATIVE │ │ │ │ +00359074 00000017 R_ARM_RELATIVE │ │ │ │ +00359094 00000017 R_ARM_RELATIVE │ │ │ │ +0035909c 00000017 R_ARM_RELATIVE │ │ │ │ +003590bc 00000017 R_ARM_RELATIVE │ │ │ │ +003590c4 00000017 R_ARM_RELATIVE │ │ │ │ +003590e4 00000017 R_ARM_RELATIVE │ │ │ │ +003590ec 00000017 R_ARM_RELATIVE │ │ │ │ +0035910c 00000017 R_ARM_RELATIVE │ │ │ │ +00359114 00000017 R_ARM_RELATIVE │ │ │ │ +00359134 00000017 R_ARM_RELATIVE │ │ │ │ +0035913c 00000017 R_ARM_RELATIVE │ │ │ │ +0035915c 00000017 R_ARM_RELATIVE │ │ │ │ +00359164 00000017 R_ARM_RELATIVE │ │ │ │ +00359184 00000017 R_ARM_RELATIVE │ │ │ │ +0035918c 00000017 R_ARM_RELATIVE │ │ │ │ +003591ac 00000017 R_ARM_RELATIVE │ │ │ │ +003591b4 00000017 R_ARM_RELATIVE │ │ │ │ +003591d4 00000017 R_ARM_RELATIVE │ │ │ │ +003591dc 00000017 R_ARM_RELATIVE │ │ │ │ +003591fc 00000017 R_ARM_RELATIVE │ │ │ │ +00359204 00000017 R_ARM_RELATIVE │ │ │ │ +00359224 00000017 R_ARM_RELATIVE │ │ │ │ +0035922c 00000017 R_ARM_RELATIVE │ │ │ │ +00359274 00000017 R_ARM_RELATIVE │ │ │ │ +0035927c 00000017 R_ARM_RELATIVE │ │ │ │ +00359284 00000017 R_ARM_RELATIVE │ │ │ │ +0035928c 00000017 R_ARM_RELATIVE │ │ │ │ +00359294 00000017 R_ARM_RELATIVE │ │ │ │ +0035929c 00000017 R_ARM_RELATIVE │ │ │ │ +003592a4 00000017 R_ARM_RELATIVE │ │ │ │ +003592ac 00000017 R_ARM_RELATIVE │ │ │ │ +003592b4 00000017 R_ARM_RELATIVE │ │ │ │ +003592bc 00000017 R_ARM_RELATIVE │ │ │ │ +003592c4 00000017 R_ARM_RELATIVE │ │ │ │ +003592cc 00000017 R_ARM_RELATIVE │ │ │ │ +003592d0 00000017 R_ARM_RELATIVE │ │ │ │ +003592d4 00000017 R_ARM_RELATIVE │ │ │ │ +003592dc 00000017 R_ARM_RELATIVE │ │ │ │ +003592e0 00000017 R_ARM_RELATIVE │ │ │ │ +003592e4 00000017 R_ARM_RELATIVE │ │ │ │ +003592ec 00000017 R_ARM_RELATIVE │ │ │ │ +003592f0 00000017 R_ARM_RELATIVE │ │ │ │ +003592f4 00000017 R_ARM_RELATIVE │ │ │ │ +003592fc 00000017 R_ARM_RELATIVE │ │ │ │ +00359300 00000017 R_ARM_RELATIVE │ │ │ │ +00359304 00000017 R_ARM_RELATIVE │ │ │ │ +0035930c 00000017 R_ARM_RELATIVE │ │ │ │ +00359310 00000017 R_ARM_RELATIVE │ │ │ │ +00359314 00000017 R_ARM_RELATIVE │ │ │ │ +0035931c 00000017 R_ARM_RELATIVE │ │ │ │ +00359320 00000017 R_ARM_RELATIVE │ │ │ │ +00359324 00000017 R_ARM_RELATIVE │ │ │ │ +0035932c 00000017 R_ARM_RELATIVE │ │ │ │ +00359330 00000017 R_ARM_RELATIVE │ │ │ │ +00359334 00000017 R_ARM_RELATIVE │ │ │ │ +0035933c 00000017 R_ARM_RELATIVE │ │ │ │ +00359344 00000017 R_ARM_RELATIVE │ │ │ │ +0035934c 00000017 R_ARM_RELATIVE │ │ │ │ +00359354 00000017 R_ARM_RELATIVE │ │ │ │ +0035935c 00000017 R_ARM_RELATIVE │ │ │ │ +00359364 00000017 R_ARM_RELATIVE │ │ │ │ +0035936c 00000017 R_ARM_RELATIVE │ │ │ │ +00359374 00000017 R_ARM_RELATIVE │ │ │ │ +0035937c 00000017 R_ARM_RELATIVE │ │ │ │ +00359384 00000017 R_ARM_RELATIVE │ │ │ │ +0035938c 00000017 R_ARM_RELATIVE │ │ │ │ +00359394 00000017 R_ARM_RELATIVE │ │ │ │ +0035939c 00000017 R_ARM_RELATIVE │ │ │ │ +003593a4 00000017 R_ARM_RELATIVE │ │ │ │ +003593ac 00000017 R_ARM_RELATIVE │ │ │ │ +003593b4 00000017 R_ARM_RELATIVE │ │ │ │ +003593bc 00000017 R_ARM_RELATIVE │ │ │ │ +003593c4 00000017 R_ARM_RELATIVE │ │ │ │ +003593cc 00000017 R_ARM_RELATIVE │ │ │ │ +003593d4 00000017 R_ARM_RELATIVE │ │ │ │ +003593dc 00000017 R_ARM_RELATIVE │ │ │ │ +003593e4 00000017 R_ARM_RELATIVE │ │ │ │ +003593ec 00000017 R_ARM_RELATIVE │ │ │ │ +003593f4 00000017 R_ARM_RELATIVE │ │ │ │ +003593fc 00000017 R_ARM_RELATIVE │ │ │ │ +00359404 00000017 R_ARM_RELATIVE │ │ │ │ +0035940c 00000017 R_ARM_RELATIVE │ │ │ │ +00359414 00000017 R_ARM_RELATIVE │ │ │ │ +0035941c 00000017 R_ARM_RELATIVE │ │ │ │ +00359424 00000017 R_ARM_RELATIVE │ │ │ │ +0035942c 00000017 R_ARM_RELATIVE │ │ │ │ +00359430 00000017 R_ARM_RELATIVE │ │ │ │ +00359444 00000017 R_ARM_RELATIVE │ │ │ │ +0035944c 00000017 R_ARM_RELATIVE │ │ │ │ +00359450 00000017 R_ARM_RELATIVE │ │ │ │ +00359454 00000017 R_ARM_RELATIVE │ │ │ │ +0035945c 00000017 R_ARM_RELATIVE │ │ │ │ +00359478 00000017 R_ARM_RELATIVE │ │ │ │ +0035947c 00000017 R_ARM_RELATIVE │ │ │ │ +00359480 00000017 R_ARM_RELATIVE │ │ │ │ +003594a0 00000017 R_ARM_RELATIVE │ │ │ │ +003594a4 00000017 R_ARM_RELATIVE │ │ │ │ +003594a8 00000017 R_ARM_RELATIVE │ │ │ │ +003594c8 00000017 R_ARM_RELATIVE │ │ │ │ +003594cc 00000017 R_ARM_RELATIVE │ │ │ │ +003594d0 00000017 R_ARM_RELATIVE │ │ │ │ +003594f0 00000017 R_ARM_RELATIVE │ │ │ │ +003594f4 00000017 R_ARM_RELATIVE │ │ │ │ +003594f8 00000017 R_ARM_RELATIVE │ │ │ │ +00359518 00000017 R_ARM_RELATIVE │ │ │ │ +0035951c 00000017 R_ARM_RELATIVE │ │ │ │ +00359520 00000017 R_ARM_RELATIVE │ │ │ │ +00359540 00000017 R_ARM_RELATIVE │ │ │ │ +00359544 00000017 R_ARM_RELATIVE │ │ │ │ +00359548 00000017 R_ARM_RELATIVE │ │ │ │ +00359568 00000017 R_ARM_RELATIVE │ │ │ │ +0035956c 00000017 R_ARM_RELATIVE │ │ │ │ +00359570 00000017 R_ARM_RELATIVE │ │ │ │ +00359590 00000017 R_ARM_RELATIVE │ │ │ │ +00359594 00000017 R_ARM_RELATIVE │ │ │ │ +00359598 00000017 R_ARM_RELATIVE │ │ │ │ +003595b8 00000017 R_ARM_RELATIVE │ │ │ │ +003595bc 00000017 R_ARM_RELATIVE │ │ │ │ +003595c0 00000017 R_ARM_RELATIVE │ │ │ │ +003595e0 00000017 R_ARM_RELATIVE │ │ │ │ +003595e4 00000017 R_ARM_RELATIVE │ │ │ │ +003595e8 00000017 R_ARM_RELATIVE │ │ │ │ +00359608 00000017 R_ARM_RELATIVE │ │ │ │ +0035960c 00000017 R_ARM_RELATIVE │ │ │ │ +00359610 00000017 R_ARM_RELATIVE │ │ │ │ +00359630 00000017 R_ARM_RELATIVE │ │ │ │ +00359634 00000017 R_ARM_RELATIVE │ │ │ │ +00359638 00000017 R_ARM_RELATIVE │ │ │ │ +00359658 00000017 R_ARM_RELATIVE │ │ │ │ +0035965c 00000017 R_ARM_RELATIVE │ │ │ │ +00359660 00000017 R_ARM_RELATIVE │ │ │ │ +00359680 00000017 R_ARM_RELATIVE │ │ │ │ +00359684 00000017 R_ARM_RELATIVE │ │ │ │ +00359688 00000017 R_ARM_RELATIVE │ │ │ │ +003596a8 00000017 R_ARM_RELATIVE │ │ │ │ +003596ac 00000017 R_ARM_RELATIVE │ │ │ │ +003596b0 00000017 R_ARM_RELATIVE │ │ │ │ +003596d0 00000017 R_ARM_RELATIVE │ │ │ │ +003596d4 00000017 R_ARM_RELATIVE │ │ │ │ +003596d8 00000017 R_ARM_RELATIVE │ │ │ │ +003596f8 00000017 R_ARM_RELATIVE │ │ │ │ +003596fc 00000017 R_ARM_RELATIVE │ │ │ │ +00359700 00000017 R_ARM_RELATIVE │ │ │ │ +00359720 00000017 R_ARM_RELATIVE │ │ │ │ +00359724 00000017 R_ARM_RELATIVE │ │ │ │ +00359728 00000017 R_ARM_RELATIVE │ │ │ │ +00359748 00000017 R_ARM_RELATIVE │ │ │ │ +0035974c 00000017 R_ARM_RELATIVE │ │ │ │ +00359750 00000017 R_ARM_RELATIVE │ │ │ │ +00359770 00000017 R_ARM_RELATIVE │ │ │ │ +00359774 00000017 R_ARM_RELATIVE │ │ │ │ +00359778 00000017 R_ARM_RELATIVE │ │ │ │ +00359798 00000017 R_ARM_RELATIVE │ │ │ │ +0035979c 00000017 R_ARM_RELATIVE │ │ │ │ +003597a0 00000017 R_ARM_RELATIVE │ │ │ │ +003597c0 00000017 R_ARM_RELATIVE │ │ │ │ +003597c4 00000017 R_ARM_RELATIVE │ │ │ │ +003597c8 00000017 R_ARM_RELATIVE │ │ │ │ +003597e8 00000017 R_ARM_RELATIVE │ │ │ │ +003597ec 00000017 R_ARM_RELATIVE │ │ │ │ +003597f0 00000017 R_ARM_RELATIVE │ │ │ │ +00359810 00000017 R_ARM_RELATIVE │ │ │ │ +00359814 00000017 R_ARM_RELATIVE │ │ │ │ +00359818 00000017 R_ARM_RELATIVE │ │ │ │ +00359838 00000017 R_ARM_RELATIVE │ │ │ │ +0035983c 00000017 R_ARM_RELATIVE │ │ │ │ +00359840 00000017 R_ARM_RELATIVE │ │ │ │ +00359860 00000017 R_ARM_RELATIVE │ │ │ │ +00359864 00000017 R_ARM_RELATIVE │ │ │ │ +00359868 00000017 R_ARM_RELATIVE │ │ │ │ +00359888 00000017 R_ARM_RELATIVE │ │ │ │ +0035988c 00000017 R_ARM_RELATIVE │ │ │ │ +00359890 00000017 R_ARM_RELATIVE │ │ │ │ +003598b0 00000017 R_ARM_RELATIVE │ │ │ │ +003598b4 00000017 R_ARM_RELATIVE │ │ │ │ +003598b8 00000017 R_ARM_RELATIVE │ │ │ │ +003598d8 00000017 R_ARM_RELATIVE │ │ │ │ +003598dc 00000017 R_ARM_RELATIVE │ │ │ │ +003598e0 00000017 R_ARM_RELATIVE │ │ │ │ +00359900 00000017 R_ARM_RELATIVE │ │ │ │ +00359904 00000017 R_ARM_RELATIVE │ │ │ │ +00359908 00000017 R_ARM_RELATIVE │ │ │ │ +00359928 00000017 R_ARM_RELATIVE │ │ │ │ +0035992c 00000017 R_ARM_RELATIVE │ │ │ │ +00359930 00000017 R_ARM_RELATIVE │ │ │ │ +00359950 00000017 R_ARM_RELATIVE │ │ │ │ +00359954 00000017 R_ARM_RELATIVE │ │ │ │ +00359958 00000017 R_ARM_RELATIVE │ │ │ │ +00359978 00000017 R_ARM_RELATIVE │ │ │ │ +0035997c 00000017 R_ARM_RELATIVE │ │ │ │ +00359980 00000017 R_ARM_RELATIVE │ │ │ │ +003599a0 00000017 R_ARM_RELATIVE │ │ │ │ +003599a4 00000017 R_ARM_RELATIVE │ │ │ │ +003599a8 00000017 R_ARM_RELATIVE │ │ │ │ +003599c8 00000017 R_ARM_RELATIVE │ │ │ │ +003599cc 00000017 R_ARM_RELATIVE │ │ │ │ +003599d0 00000017 R_ARM_RELATIVE │ │ │ │ +003599f0 00000017 R_ARM_RELATIVE │ │ │ │ +003599f4 00000017 R_ARM_RELATIVE │ │ │ │ +003599f8 00000017 R_ARM_RELATIVE │ │ │ │ +00359a18 00000017 R_ARM_RELATIVE │ │ │ │ +00359a1c 00000017 R_ARM_RELATIVE │ │ │ │ +00359a20 00000017 R_ARM_RELATIVE │ │ │ │ +00359a40 00000017 R_ARM_RELATIVE │ │ │ │ +00359a44 00000017 R_ARM_RELATIVE │ │ │ │ +00359a48 00000017 R_ARM_RELATIVE │ │ │ │ +00359a68 00000017 R_ARM_RELATIVE │ │ │ │ +00359a6c 00000017 R_ARM_RELATIVE │ │ │ │ +00359a70 00000017 R_ARM_RELATIVE │ │ │ │ +00359a90 00000017 R_ARM_RELATIVE │ │ │ │ +00359a94 00000017 R_ARM_RELATIVE │ │ │ │ +00359a98 00000017 R_ARM_RELATIVE │ │ │ │ +00359ab8 00000017 R_ARM_RELATIVE │ │ │ │ +00359abc 00000017 R_ARM_RELATIVE │ │ │ │ +00359ac0 00000017 R_ARM_RELATIVE │ │ │ │ +00359ae0 00000017 R_ARM_RELATIVE │ │ │ │ +00359ae4 00000017 R_ARM_RELATIVE │ │ │ │ +00359ae8 00000017 R_ARM_RELATIVE │ │ │ │ +00359b08 00000017 R_ARM_RELATIVE │ │ │ │ +00359b0c 00000017 R_ARM_RELATIVE │ │ │ │ +00359b10 00000017 R_ARM_RELATIVE │ │ │ │ +00359b30 00000017 R_ARM_RELATIVE │ │ │ │ +00359b34 00000017 R_ARM_RELATIVE │ │ │ │ +00359b38 00000017 R_ARM_RELATIVE │ │ │ │ +00359b58 00000017 R_ARM_RELATIVE │ │ │ │ +00359b5c 00000017 R_ARM_RELATIVE │ │ │ │ +00359b60 00000017 R_ARM_RELATIVE │ │ │ │ +00359b80 00000017 R_ARM_RELATIVE │ │ │ │ +00359b84 00000017 R_ARM_RELATIVE │ │ │ │ +00359b88 00000017 R_ARM_RELATIVE │ │ │ │ +00359ba8 00000017 R_ARM_RELATIVE │ │ │ │ +00359bac 00000017 R_ARM_RELATIVE │ │ │ │ +00359bb0 00000017 R_ARM_RELATIVE │ │ │ │ +00359bd0 00000017 R_ARM_RELATIVE │ │ │ │ +00359bd4 00000017 R_ARM_RELATIVE │ │ │ │ +00359bd8 00000017 R_ARM_RELATIVE │ │ │ │ +00359bf8 00000017 R_ARM_RELATIVE │ │ │ │ +00359bfc 00000017 R_ARM_RELATIVE │ │ │ │ +00359c00 00000017 R_ARM_RELATIVE │ │ │ │ +00359c20 00000017 R_ARM_RELATIVE │ │ │ │ +00359c24 00000017 R_ARM_RELATIVE │ │ │ │ +00359c28 00000017 R_ARM_RELATIVE │ │ │ │ +00359c48 00000017 R_ARM_RELATIVE │ │ │ │ +00359c4c 00000017 R_ARM_RELATIVE │ │ │ │ +00359c50 00000017 R_ARM_RELATIVE │ │ │ │ +00359c70 00000017 R_ARM_RELATIVE │ │ │ │ +00359c74 00000017 R_ARM_RELATIVE │ │ │ │ +00359c78 00000017 R_ARM_RELATIVE │ │ │ │ +00359c98 00000017 R_ARM_RELATIVE │ │ │ │ +00359c9c 00000017 R_ARM_RELATIVE │ │ │ │ +00359ca0 00000017 R_ARM_RELATIVE │ │ │ │ +00359cc0 00000017 R_ARM_RELATIVE │ │ │ │ +00359cc4 00000017 R_ARM_RELATIVE │ │ │ │ +00359cc8 00000017 R_ARM_RELATIVE │ │ │ │ +00359ce8 00000017 R_ARM_RELATIVE │ │ │ │ +00359cec 00000017 R_ARM_RELATIVE │ │ │ │ +00359cf0 00000017 R_ARM_RELATIVE │ │ │ │ +00359d10 00000017 R_ARM_RELATIVE │ │ │ │ +00359d14 00000017 R_ARM_RELATIVE │ │ │ │ +00359d18 00000017 R_ARM_RELATIVE │ │ │ │ +00359d38 00000017 R_ARM_RELATIVE │ │ │ │ +00359d3c 00000017 R_ARM_RELATIVE │ │ │ │ +00359d40 00000017 R_ARM_RELATIVE │ │ │ │ +00359d60 00000017 R_ARM_RELATIVE │ │ │ │ +00359d64 00000017 R_ARM_RELATIVE │ │ │ │ +00359d68 00000017 R_ARM_RELATIVE │ │ │ │ +00359d88 00000017 R_ARM_RELATIVE │ │ │ │ +00359d8c 00000017 R_ARM_RELATIVE │ │ │ │ +00359d90 00000017 R_ARM_RELATIVE │ │ │ │ +00359db0 00000017 R_ARM_RELATIVE │ │ │ │ +00359db4 00000017 R_ARM_RELATIVE │ │ │ │ +00359db8 00000017 R_ARM_RELATIVE │ │ │ │ +00359dd8 00000017 R_ARM_RELATIVE │ │ │ │ +00359ddc 00000017 R_ARM_RELATIVE │ │ │ │ +00359de0 00000017 R_ARM_RELATIVE │ │ │ │ +00359e00 00000017 R_ARM_RELATIVE │ │ │ │ +00359e04 00000017 R_ARM_RELATIVE │ │ │ │ +00359e08 00000017 R_ARM_RELATIVE │ │ │ │ +00359e28 00000017 R_ARM_RELATIVE │ │ │ │ +00359e2c 00000017 R_ARM_RELATIVE │ │ │ │ +00359e30 00000017 R_ARM_RELATIVE │ │ │ │ +00359e50 00000017 R_ARM_RELATIVE │ │ │ │ +00359e54 00000017 R_ARM_RELATIVE │ │ │ │ +00359e58 00000017 R_ARM_RELATIVE │ │ │ │ +00359e78 00000017 R_ARM_RELATIVE │ │ │ │ +00359e7c 00000017 R_ARM_RELATIVE │ │ │ │ +00359e80 00000017 R_ARM_RELATIVE │ │ │ │ +00359ea0 00000017 R_ARM_RELATIVE │ │ │ │ +00359ea4 00000017 R_ARM_RELATIVE │ │ │ │ +00359ea8 00000017 R_ARM_RELATIVE │ │ │ │ +00359ec8 00000017 R_ARM_RELATIVE │ │ │ │ +00359ecc 00000017 R_ARM_RELATIVE │ │ │ │ +00359ed0 00000017 R_ARM_RELATIVE │ │ │ │ +00359ef0 00000017 R_ARM_RELATIVE │ │ │ │ +00359ef4 00000017 R_ARM_RELATIVE │ │ │ │ +00359ef8 00000017 R_ARM_RELATIVE │ │ │ │ +00359f18 00000017 R_ARM_RELATIVE │ │ │ │ +00359f1c 00000017 R_ARM_RELATIVE │ │ │ │ +00359f20 00000017 R_ARM_RELATIVE │ │ │ │ +00359f40 00000017 R_ARM_RELATIVE │ │ │ │ +00359f44 00000017 R_ARM_RELATIVE │ │ │ │ +00359f48 00000017 R_ARM_RELATIVE │ │ │ │ +00359f68 00000017 R_ARM_RELATIVE │ │ │ │ +00359f6c 00000017 R_ARM_RELATIVE │ │ │ │ +00359f70 00000017 R_ARM_RELATIVE │ │ │ │ +00359f90 00000017 R_ARM_RELATIVE │ │ │ │ +00359f94 00000017 R_ARM_RELATIVE │ │ │ │ +00359f98 00000017 R_ARM_RELATIVE │ │ │ │ +00359fb8 00000017 R_ARM_RELATIVE │ │ │ │ +00359fbc 00000017 R_ARM_RELATIVE │ │ │ │ +00359fc0 00000017 R_ARM_RELATIVE │ │ │ │ +00359fe0 00000017 R_ARM_RELATIVE │ │ │ │ +00359fe4 00000017 R_ARM_RELATIVE │ │ │ │ +00359fe8 00000017 R_ARM_RELATIVE │ │ │ │ +0035a008 00000017 R_ARM_RELATIVE │ │ │ │ +0035a00c 00000017 R_ARM_RELATIVE │ │ │ │ +0035a010 00000017 R_ARM_RELATIVE │ │ │ │ +0035a030 00000017 R_ARM_RELATIVE │ │ │ │ +0035a034 00000017 R_ARM_RELATIVE │ │ │ │ +0035a038 00000017 R_ARM_RELATIVE │ │ │ │ +0035a058 00000017 R_ARM_RELATIVE │ │ │ │ +0035a05c 00000017 R_ARM_RELATIVE │ │ │ │ +0035a060 00000017 R_ARM_RELATIVE │ │ │ │ +0035a080 00000017 R_ARM_RELATIVE │ │ │ │ +0035a084 00000017 R_ARM_RELATIVE │ │ │ │ +0035a088 00000017 R_ARM_RELATIVE │ │ │ │ +0035a0a8 00000017 R_ARM_RELATIVE │ │ │ │ +0035a0ac 00000017 R_ARM_RELATIVE │ │ │ │ +0035a0b0 00000017 R_ARM_RELATIVE │ │ │ │ +0035a0d0 00000017 R_ARM_RELATIVE │ │ │ │ +0035a0d4 00000017 R_ARM_RELATIVE │ │ │ │ +0035a0d8 00000017 R_ARM_RELATIVE │ │ │ │ +0035a0f8 00000017 R_ARM_RELATIVE │ │ │ │ +0035a0fc 00000017 R_ARM_RELATIVE │ │ │ │ +0035a100 00000017 R_ARM_RELATIVE │ │ │ │ +0035a120 00000017 R_ARM_RELATIVE │ │ │ │ +0035a124 00000017 R_ARM_RELATIVE │ │ │ │ +0035a128 00000017 R_ARM_RELATIVE │ │ │ │ +0035a148 00000017 R_ARM_RELATIVE │ │ │ │ +0035a14c 00000017 R_ARM_RELATIVE │ │ │ │ +0035a150 00000017 R_ARM_RELATIVE │ │ │ │ +0035a170 00000017 R_ARM_RELATIVE │ │ │ │ +0035a174 00000017 R_ARM_RELATIVE │ │ │ │ +0035a178 00000017 R_ARM_RELATIVE │ │ │ │ +0035a198 00000017 R_ARM_RELATIVE │ │ │ │ +0035a19c 00000017 R_ARM_RELATIVE │ │ │ │ +0035a1a0 00000017 R_ARM_RELATIVE │ │ │ │ +0035a1c0 00000017 R_ARM_RELATIVE │ │ │ │ +0035a1c4 00000017 R_ARM_RELATIVE │ │ │ │ +0035a1c8 00000017 R_ARM_RELATIVE │ │ │ │ +0035a1e8 00000017 R_ARM_RELATIVE │ │ │ │ +0035a1ec 00000017 R_ARM_RELATIVE │ │ │ │ +0035a1f0 00000017 R_ARM_RELATIVE │ │ │ │ +0035a210 00000017 R_ARM_RELATIVE │ │ │ │ +0035a214 00000017 R_ARM_RELATIVE │ │ │ │ +0035a218 00000017 R_ARM_RELATIVE │ │ │ │ +0035a238 00000017 R_ARM_RELATIVE │ │ │ │ +0035a23c 00000017 R_ARM_RELATIVE │ │ │ │ +0035a240 00000017 R_ARM_RELATIVE │ │ │ │ +0035a260 00000017 R_ARM_RELATIVE │ │ │ │ +0035a264 00000017 R_ARM_RELATIVE │ │ │ │ +0035a268 00000017 R_ARM_RELATIVE │ │ │ │ +0035a288 00000017 R_ARM_RELATIVE │ │ │ │ +0035a28c 00000017 R_ARM_RELATIVE │ │ │ │ +0035a290 00000017 R_ARM_RELATIVE │ │ │ │ +0035a2b0 00000017 R_ARM_RELATIVE │ │ │ │ +0035a2b4 00000017 R_ARM_RELATIVE │ │ │ │ +0035a2b8 00000017 R_ARM_RELATIVE │ │ │ │ +0035a2d8 00000017 R_ARM_RELATIVE │ │ │ │ +0035a2dc 00000017 R_ARM_RELATIVE │ │ │ │ +0035a2e0 00000017 R_ARM_RELATIVE │ │ │ │ +0035a300 00000017 R_ARM_RELATIVE │ │ │ │ +0035a304 00000017 R_ARM_RELATIVE │ │ │ │ +0035a308 00000017 R_ARM_RELATIVE │ │ │ │ +0035a328 00000017 R_ARM_RELATIVE │ │ │ │ +0035a32c 00000017 R_ARM_RELATIVE │ │ │ │ +0035a330 00000017 R_ARM_RELATIVE │ │ │ │ +0035a350 00000017 R_ARM_RELATIVE │ │ │ │ +0035a354 00000017 R_ARM_RELATIVE │ │ │ │ +0035a358 00000017 R_ARM_RELATIVE │ │ │ │ +0035a378 00000017 R_ARM_RELATIVE │ │ │ │ +0035a37c 00000017 R_ARM_RELATIVE │ │ │ │ +0035a380 00000017 R_ARM_RELATIVE │ │ │ │ +0035a3a0 00000017 R_ARM_RELATIVE │ │ │ │ +0035a3a4 00000017 R_ARM_RELATIVE │ │ │ │ +0035a3a8 00000017 R_ARM_RELATIVE │ │ │ │ +0035a3c8 00000017 R_ARM_RELATIVE │ │ │ │ +0035a3cc 00000017 R_ARM_RELATIVE │ │ │ │ +0035a3d0 00000017 R_ARM_RELATIVE │ │ │ │ +0035a3f0 00000017 R_ARM_RELATIVE │ │ │ │ +0035a3f4 00000017 R_ARM_RELATIVE │ │ │ │ +0035a3f8 00000017 R_ARM_RELATIVE │ │ │ │ +0035a418 00000017 R_ARM_RELATIVE │ │ │ │ +0035a41c 00000017 R_ARM_RELATIVE │ │ │ │ +0035a420 00000017 R_ARM_RELATIVE │ │ │ │ +0035a440 00000017 R_ARM_RELATIVE │ │ │ │ +0035a444 00000017 R_ARM_RELATIVE │ │ │ │ +0035a448 00000017 R_ARM_RELATIVE │ │ │ │ +0035a468 00000017 R_ARM_RELATIVE │ │ │ │ +0035a46c 00000017 R_ARM_RELATIVE │ │ │ │ +0035a470 00000017 R_ARM_RELATIVE │ │ │ │ +0035a490 00000017 R_ARM_RELATIVE │ │ │ │ +0035a494 00000017 R_ARM_RELATIVE │ │ │ │ +0035a498 00000017 R_ARM_RELATIVE │ │ │ │ +0035a4b8 00000017 R_ARM_RELATIVE │ │ │ │ +0035a4bc 00000017 R_ARM_RELATIVE │ │ │ │ +0035a4c0 00000017 R_ARM_RELATIVE │ │ │ │ +0035a4e0 00000017 R_ARM_RELATIVE │ │ │ │ +0035a4e4 00000017 R_ARM_RELATIVE │ │ │ │ +0035a4e8 00000017 R_ARM_RELATIVE │ │ │ │ +0035a508 00000017 R_ARM_RELATIVE │ │ │ │ +0035a50c 00000017 R_ARM_RELATIVE │ │ │ │ +0035a510 00000017 R_ARM_RELATIVE │ │ │ │ +0035a530 00000017 R_ARM_RELATIVE │ │ │ │ +0035a534 00000017 R_ARM_RELATIVE │ │ │ │ +0035a538 00000017 R_ARM_RELATIVE │ │ │ │ +0035a558 00000017 R_ARM_RELATIVE │ │ │ │ +0035a55c 00000017 R_ARM_RELATIVE │ │ │ │ +0035a560 00000017 R_ARM_RELATIVE │ │ │ │ +0035a580 00000017 R_ARM_RELATIVE │ │ │ │ +0035a584 00000017 R_ARM_RELATIVE │ │ │ │ +0035a588 00000017 R_ARM_RELATIVE │ │ │ │ +0035a5a8 00000017 R_ARM_RELATIVE │ │ │ │ +0035a5ac 00000017 R_ARM_RELATIVE │ │ │ │ +0035a5b0 00000017 R_ARM_RELATIVE │ │ │ │ +0035a5d0 00000017 R_ARM_RELATIVE │ │ │ │ +0035a5d4 00000017 R_ARM_RELATIVE │ │ │ │ +0035a5d8 00000017 R_ARM_RELATIVE │ │ │ │ +0035a5f8 00000017 R_ARM_RELATIVE │ │ │ │ +0035a5fc 00000017 R_ARM_RELATIVE │ │ │ │ +0035a600 00000017 R_ARM_RELATIVE │ │ │ │ +0035a620 00000017 R_ARM_RELATIVE │ │ │ │ +0035a624 00000017 R_ARM_RELATIVE │ │ │ │ +0035a628 00000017 R_ARM_RELATIVE │ │ │ │ +0035a648 00000017 R_ARM_RELATIVE │ │ │ │ +0035a64c 00000017 R_ARM_RELATIVE │ │ │ │ +0035a650 00000017 R_ARM_RELATIVE │ │ │ │ +0035a670 00000017 R_ARM_RELATIVE │ │ │ │ +0035a674 00000017 R_ARM_RELATIVE │ │ │ │ +0035a678 00000017 R_ARM_RELATIVE │ │ │ │ +0035a698 00000017 R_ARM_RELATIVE │ │ │ │ +0035a69c 00000017 R_ARM_RELATIVE │ │ │ │ +0035a6a0 00000017 R_ARM_RELATIVE │ │ │ │ +0035a6c0 00000017 R_ARM_RELATIVE │ │ │ │ +0035a6c4 00000017 R_ARM_RELATIVE │ │ │ │ +0035a6c8 00000017 R_ARM_RELATIVE │ │ │ │ +0035a6e8 00000017 R_ARM_RELATIVE │ │ │ │ +0035a6ec 00000017 R_ARM_RELATIVE │ │ │ │ +0035a6f0 00000017 R_ARM_RELATIVE │ │ │ │ +0035a710 00000017 R_ARM_RELATIVE │ │ │ │ +0035a714 00000017 R_ARM_RELATIVE │ │ │ │ +0035a718 00000017 R_ARM_RELATIVE │ │ │ │ +0035a738 00000017 R_ARM_RELATIVE │ │ │ │ +0035a73c 00000017 R_ARM_RELATIVE │ │ │ │ +0035a740 00000017 R_ARM_RELATIVE │ │ │ │ +0035a760 00000017 R_ARM_RELATIVE │ │ │ │ +0035a764 00000017 R_ARM_RELATIVE │ │ │ │ +0035a768 00000017 R_ARM_RELATIVE │ │ │ │ +0035a788 00000017 R_ARM_RELATIVE │ │ │ │ +0035a78c 00000017 R_ARM_RELATIVE │ │ │ │ +0035a790 00000017 R_ARM_RELATIVE │ │ │ │ +0035a7b0 00000017 R_ARM_RELATIVE │ │ │ │ +0035a7b4 00000017 R_ARM_RELATIVE │ │ │ │ +0035a7b8 00000017 R_ARM_RELATIVE │ │ │ │ +0035a7d8 00000017 R_ARM_RELATIVE │ │ │ │ +0035a7dc 00000017 R_ARM_RELATIVE │ │ │ │ +0035a7e0 00000017 R_ARM_RELATIVE │ │ │ │ +0035a800 00000017 R_ARM_RELATIVE │ │ │ │ +0035a804 00000017 R_ARM_RELATIVE │ │ │ │ +0035a808 00000017 R_ARM_RELATIVE │ │ │ │ +0035a828 00000017 R_ARM_RELATIVE │ │ │ │ +0035a82c 00000017 R_ARM_RELATIVE │ │ │ │ +0035a830 00000017 R_ARM_RELATIVE │ │ │ │ +0035a850 00000017 R_ARM_RELATIVE │ │ │ │ +0035a854 00000017 R_ARM_RELATIVE │ │ │ │ +0035a858 00000017 R_ARM_RELATIVE │ │ │ │ +0035a878 00000017 R_ARM_RELATIVE │ │ │ │ +0035a87c 00000017 R_ARM_RELATIVE │ │ │ │ +0035a880 00000017 R_ARM_RELATIVE │ │ │ │ +0035a8a0 00000017 R_ARM_RELATIVE │ │ │ │ +0035a8a4 00000017 R_ARM_RELATIVE │ │ │ │ +0035a8a8 00000017 R_ARM_RELATIVE │ │ │ │ +0035a8c8 00000017 R_ARM_RELATIVE │ │ │ │ +0035a8cc 00000017 R_ARM_RELATIVE │ │ │ │ +0035a8d0 00000017 R_ARM_RELATIVE │ │ │ │ +0035a8f0 00000017 R_ARM_RELATIVE │ │ │ │ +0035a8f4 00000017 R_ARM_RELATIVE │ │ │ │ +0035a8f8 00000017 R_ARM_RELATIVE │ │ │ │ +0035a940 00000017 R_ARM_RELATIVE │ │ │ │ +0035a944 00000017 R_ARM_RELATIVE │ │ │ │ +0035a948 00000017 R_ARM_RELATIVE │ │ │ │ +0035a94c 00000017 R_ARM_RELATIVE │ │ │ │ +0035a950 00000017 R_ARM_RELATIVE │ │ │ │ +0035a954 00000017 R_ARM_RELATIVE │ │ │ │ +0035a958 00000017 R_ARM_RELATIVE │ │ │ │ +0035a95c 00000017 R_ARM_RELATIVE │ │ │ │ +0035a960 00000017 R_ARM_RELATIVE │ │ │ │ +0035a964 00000017 R_ARM_RELATIVE │ │ │ │ +0035a968 00000017 R_ARM_RELATIVE │ │ │ │ +0035a96c 00000017 R_ARM_RELATIVE │ │ │ │ +0035a970 00000017 R_ARM_RELATIVE │ │ │ │ +0035a974 00000017 R_ARM_RELATIVE │ │ │ │ +0035a978 00000017 R_ARM_RELATIVE │ │ │ │ +0035a980 00000017 R_ARM_RELATIVE │ │ │ │ +0035a988 00000017 R_ARM_RELATIVE │ │ │ │ +0035a9a8 00000017 R_ARM_RELATIVE │ │ │ │ +0035a9b0 00000017 R_ARM_RELATIVE │ │ │ │ +0035a9d0 00000017 R_ARM_RELATIVE │ │ │ │ +0035a9d8 00000017 R_ARM_RELATIVE │ │ │ │ +0035a9f8 00000017 R_ARM_RELATIVE │ │ │ │ +0035aa00 00000017 R_ARM_RELATIVE │ │ │ │ +0035aa20 00000017 R_ARM_RELATIVE │ │ │ │ +0035aa28 00000017 R_ARM_RELATIVE │ │ │ │ +0035aa48 00000017 R_ARM_RELATIVE │ │ │ │ +0035aa50 00000017 R_ARM_RELATIVE │ │ │ │ +0035aa70 00000017 R_ARM_RELATIVE │ │ │ │ +0035aa78 00000017 R_ARM_RELATIVE │ │ │ │ +0035aa98 00000017 R_ARM_RELATIVE │ │ │ │ +0035aaa0 00000017 R_ARM_RELATIVE │ │ │ │ +0035aac0 00000017 R_ARM_RELATIVE │ │ │ │ +0035aac8 00000017 R_ARM_RELATIVE │ │ │ │ +0035aae8 00000017 R_ARM_RELATIVE │ │ │ │ +0035aaf0 00000017 R_ARM_RELATIVE │ │ │ │ +0035ab10 00000017 R_ARM_RELATIVE │ │ │ │ +0035ab18 00000017 R_ARM_RELATIVE │ │ │ │ +0035ab38 00000017 R_ARM_RELATIVE │ │ │ │ +0035ab40 00000017 R_ARM_RELATIVE │ │ │ │ +0035ab60 00000017 R_ARM_RELATIVE │ │ │ │ +0035ab68 00000017 R_ARM_RELATIVE │ │ │ │ +0035ab88 00000017 R_ARM_RELATIVE │ │ │ │ +0035ab90 00000017 R_ARM_RELATIVE │ │ │ │ +0035abb0 00000017 R_ARM_RELATIVE │ │ │ │ +0035abb8 00000017 R_ARM_RELATIVE │ │ │ │ +0035abd8 00000017 R_ARM_RELATIVE │ │ │ │ +0035abe0 00000017 R_ARM_RELATIVE │ │ │ │ +0035ac28 00000017 R_ARM_RELATIVE │ │ │ │ +0035ac30 00000017 R_ARM_RELATIVE │ │ │ │ +0035ac50 00000017 R_ARM_RELATIVE │ │ │ │ +0035ac58 00000017 R_ARM_RELATIVE │ │ │ │ +0035ac78 00000017 R_ARM_RELATIVE │ │ │ │ +0035ac80 00000017 R_ARM_RELATIVE │ │ │ │ +0035aca0 00000017 R_ARM_RELATIVE │ │ │ │ +0035aca8 00000017 R_ARM_RELATIVE │ │ │ │ +0035acc8 00000017 R_ARM_RELATIVE │ │ │ │ +0035acd0 00000017 R_ARM_RELATIVE │ │ │ │ +0035acf0 00000017 R_ARM_RELATIVE │ │ │ │ +0035acf8 00000017 R_ARM_RELATIVE │ │ │ │ +0035ad18 00000017 R_ARM_RELATIVE │ │ │ │ +0035ad20 00000017 R_ARM_RELATIVE │ │ │ │ +0035ad40 00000017 R_ARM_RELATIVE │ │ │ │ +0035ad48 00000017 R_ARM_RELATIVE │ │ │ │ +0035ad68 00000017 R_ARM_RELATIVE │ │ │ │ +0035ad70 00000017 R_ARM_RELATIVE │ │ │ │ +0035ad90 00000017 R_ARM_RELATIVE │ │ │ │ +0035ad98 00000017 R_ARM_RELATIVE │ │ │ │ +0035adb8 00000017 R_ARM_RELATIVE │ │ │ │ +0035adc0 00000017 R_ARM_RELATIVE │ │ │ │ +0035ade0 00000017 R_ARM_RELATIVE │ │ │ │ +0035ade8 00000017 R_ARM_RELATIVE │ │ │ │ +0035ae08 00000017 R_ARM_RELATIVE │ │ │ │ +0035ae10 00000017 R_ARM_RELATIVE │ │ │ │ +0035ae30 00000017 R_ARM_RELATIVE │ │ │ │ +0035ae38 00000017 R_ARM_RELATIVE │ │ │ │ +0035ae80 00000017 R_ARM_RELATIVE │ │ │ │ +0035ae88 00000017 R_ARM_RELATIVE │ │ │ │ +0035aea8 00000017 R_ARM_RELATIVE │ │ │ │ +0035aeb0 00000017 R_ARM_RELATIVE │ │ │ │ +0035aed0 00000017 R_ARM_RELATIVE │ │ │ │ +0035aed8 00000017 R_ARM_RELATIVE │ │ │ │ +0035aef8 00000017 R_ARM_RELATIVE │ │ │ │ +0035af00 00000017 R_ARM_RELATIVE │ │ │ │ +0035af20 00000017 R_ARM_RELATIVE │ │ │ │ +0035af28 00000017 R_ARM_RELATIVE │ │ │ │ +0035af48 00000017 R_ARM_RELATIVE │ │ │ │ +0035af50 00000017 R_ARM_RELATIVE │ │ │ │ +0035af70 00000017 R_ARM_RELATIVE │ │ │ │ +0035af78 00000017 R_ARM_RELATIVE │ │ │ │ +0035af98 00000017 R_ARM_RELATIVE │ │ │ │ +0035afa0 00000017 R_ARM_RELATIVE │ │ │ │ +0035afc0 00000017 R_ARM_RELATIVE │ │ │ │ +0035afc8 00000017 R_ARM_RELATIVE │ │ │ │ +0035afe8 00000017 R_ARM_RELATIVE │ │ │ │ +0035aff0 00000017 R_ARM_RELATIVE │ │ │ │ +0035b010 00000017 R_ARM_RELATIVE │ │ │ │ +0035b018 00000017 R_ARM_RELATIVE │ │ │ │ +0035b038 00000017 R_ARM_RELATIVE │ │ │ │ +0035b040 00000017 R_ARM_RELATIVE │ │ │ │ +0035b088 00000017 R_ARM_RELATIVE │ │ │ │ +0035b090 00000017 R_ARM_RELATIVE │ │ │ │ +0035b0b0 00000017 R_ARM_RELATIVE │ │ │ │ +0035b0b8 00000017 R_ARM_RELATIVE │ │ │ │ +0035b0d8 00000017 R_ARM_RELATIVE │ │ │ │ +0035b0e0 00000017 R_ARM_RELATIVE │ │ │ │ +0035b100 00000017 R_ARM_RELATIVE │ │ │ │ +0035b108 00000017 R_ARM_RELATIVE │ │ │ │ +0035b128 00000017 R_ARM_RELATIVE │ │ │ │ +0035b130 00000017 R_ARM_RELATIVE │ │ │ │ +0035b150 00000017 R_ARM_RELATIVE │ │ │ │ +0035b158 00000017 R_ARM_RELATIVE │ │ │ │ +0035b178 00000017 R_ARM_RELATIVE │ │ │ │ +0035b180 00000017 R_ARM_RELATIVE │ │ │ │ +0035b1a0 00000017 R_ARM_RELATIVE │ │ │ │ +0035b1a8 00000017 R_ARM_RELATIVE │ │ │ │ +0035b1c8 00000017 R_ARM_RELATIVE │ │ │ │ +0035b1d0 00000017 R_ARM_RELATIVE │ │ │ │ +0035b1f0 00000017 R_ARM_RELATIVE │ │ │ │ +0035b1f8 00000017 R_ARM_RELATIVE │ │ │ │ +0035b218 00000017 R_ARM_RELATIVE │ │ │ │ +0035b220 00000017 R_ARM_RELATIVE │ │ │ │ +0035b240 00000017 R_ARM_RELATIVE │ │ │ │ +0035b248 00000017 R_ARM_RELATIVE │ │ │ │ +0035b268 00000017 R_ARM_RELATIVE │ │ │ │ +0035b270 00000017 R_ARM_RELATIVE │ │ │ │ +0035b290 00000017 R_ARM_RELATIVE │ │ │ │ +0035b298 00000017 R_ARM_RELATIVE │ │ │ │ +0035b2b8 00000017 R_ARM_RELATIVE │ │ │ │ +0035b2c0 00000017 R_ARM_RELATIVE │ │ │ │ +0035b2e0 00000017 R_ARM_RELATIVE │ │ │ │ +0035b2e8 00000017 R_ARM_RELATIVE │ │ │ │ +0035b308 00000017 R_ARM_RELATIVE │ │ │ │ +0035b310 00000017 R_ARM_RELATIVE │ │ │ │ +0035b330 00000017 R_ARM_RELATIVE │ │ │ │ +0035b338 00000017 R_ARM_RELATIVE │ │ │ │ +0035b358 00000017 R_ARM_RELATIVE │ │ │ │ +0035b360 00000017 R_ARM_RELATIVE │ │ │ │ +0035b3a8 00000017 R_ARM_RELATIVE │ │ │ │ +0035b3b0 00000017 R_ARM_RELATIVE │ │ │ │ +0035b3d0 00000017 R_ARM_RELATIVE │ │ │ │ +0035b3d8 00000017 R_ARM_RELATIVE │ │ │ │ +0035b3f8 00000017 R_ARM_RELATIVE │ │ │ │ +0035b400 00000017 R_ARM_RELATIVE │ │ │ │ +0035b420 00000017 R_ARM_RELATIVE │ │ │ │ +0035b428 00000017 R_ARM_RELATIVE │ │ │ │ +0035b448 00000017 R_ARM_RELATIVE │ │ │ │ +0035b450 00000017 R_ARM_RELATIVE │ │ │ │ +0035b470 00000017 R_ARM_RELATIVE │ │ │ │ +0035b478 00000017 R_ARM_RELATIVE │ │ │ │ +0035b498 00000017 R_ARM_RELATIVE │ │ │ │ +0035b4a0 00000017 R_ARM_RELATIVE │ │ │ │ +0035b4c0 00000017 R_ARM_RELATIVE │ │ │ │ +0035b4c8 00000017 R_ARM_RELATIVE │ │ │ │ +0035b4e8 00000017 R_ARM_RELATIVE │ │ │ │ +0035b4f0 00000017 R_ARM_RELATIVE │ │ │ │ +0035b510 00000017 R_ARM_RELATIVE │ │ │ │ +0035b518 00000017 R_ARM_RELATIVE │ │ │ │ +0035b538 00000017 R_ARM_RELATIVE │ │ │ │ +0035b540 00000017 R_ARM_RELATIVE │ │ │ │ +0035b560 00000017 R_ARM_RELATIVE │ │ │ │ +0035b568 00000017 R_ARM_RELATIVE │ │ │ │ +0035b588 00000017 R_ARM_RELATIVE │ │ │ │ +0035b590 00000017 R_ARM_RELATIVE │ │ │ │ +0035b5b0 00000017 R_ARM_RELATIVE │ │ │ │ +0035b5b8 00000017 R_ARM_RELATIVE │ │ │ │ +0035b5d8 00000017 R_ARM_RELATIVE │ │ │ │ +0035b5e0 00000017 R_ARM_RELATIVE │ │ │ │ +0035b600 00000017 R_ARM_RELATIVE │ │ │ │ +0035b608 00000017 R_ARM_RELATIVE │ │ │ │ +0035b650 00000017 R_ARM_RELATIVE │ │ │ │ +0035b658 00000017 R_ARM_RELATIVE │ │ │ │ +0035b678 00000017 R_ARM_RELATIVE │ │ │ │ +0035b680 00000017 R_ARM_RELATIVE │ │ │ │ +0035b6a0 00000017 R_ARM_RELATIVE │ │ │ │ +0035b6a8 00000017 R_ARM_RELATIVE │ │ │ │ +0035b6c8 00000017 R_ARM_RELATIVE │ │ │ │ +0035b6d0 00000017 R_ARM_RELATIVE │ │ │ │ +0035b6f0 00000017 R_ARM_RELATIVE │ │ │ │ +0035b6f8 00000017 R_ARM_RELATIVE │ │ │ │ +0035b718 00000017 R_ARM_RELATIVE │ │ │ │ +0035b720 00000017 R_ARM_RELATIVE │ │ │ │ +0035b740 00000017 R_ARM_RELATIVE │ │ │ │ +0035b748 00000017 R_ARM_RELATIVE │ │ │ │ +0035b768 00000017 R_ARM_RELATIVE │ │ │ │ +0035b770 00000017 R_ARM_RELATIVE │ │ │ │ +0035b790 00000017 R_ARM_RELATIVE │ │ │ │ +0035b798 00000017 R_ARM_RELATIVE │ │ │ │ +0035b7b8 00000017 R_ARM_RELATIVE │ │ │ │ +0035b7c0 00000017 R_ARM_RELATIVE │ │ │ │ +0035b7e0 00000017 R_ARM_RELATIVE │ │ │ │ +0035b7e8 00000017 R_ARM_RELATIVE │ │ │ │ +0035b808 00000017 R_ARM_RELATIVE │ │ │ │ +0035b810 00000017 R_ARM_RELATIVE │ │ │ │ +0035b830 00000017 R_ARM_RELATIVE │ │ │ │ +0035b838 00000017 R_ARM_RELATIVE │ │ │ │ +0035b858 00000017 R_ARM_RELATIVE │ │ │ │ +0035b860 00000017 R_ARM_RELATIVE │ │ │ │ +0035b880 00000017 R_ARM_RELATIVE │ │ │ │ +0035b888 00000017 R_ARM_RELATIVE │ │ │ │ +0035b8d0 00000017 R_ARM_RELATIVE │ │ │ │ +0035b8d8 00000017 R_ARM_RELATIVE │ │ │ │ +0035b8f8 00000017 R_ARM_RELATIVE │ │ │ │ +0035b900 00000017 R_ARM_RELATIVE │ │ │ │ +0035b920 00000017 R_ARM_RELATIVE │ │ │ │ +0035b928 00000017 R_ARM_RELATIVE │ │ │ │ +0035b970 00000017 R_ARM_RELATIVE │ │ │ │ +0035b978 00000017 R_ARM_RELATIVE │ │ │ │ +0035b998 00000017 R_ARM_RELATIVE │ │ │ │ +0035b9a0 00000017 R_ARM_RELATIVE │ │ │ │ +0035b9c0 00000017 R_ARM_RELATIVE │ │ │ │ +0035b9c8 00000017 R_ARM_RELATIVE │ │ │ │ +0035b9e8 00000017 R_ARM_RELATIVE │ │ │ │ +0035b9f0 00000017 R_ARM_RELATIVE │ │ │ │ +0035ba10 00000017 R_ARM_RELATIVE │ │ │ │ +0035ba18 00000017 R_ARM_RELATIVE │ │ │ │ +0035ba38 00000017 R_ARM_RELATIVE │ │ │ │ +0035ba40 00000017 R_ARM_RELATIVE │ │ │ │ +0035ba60 00000017 R_ARM_RELATIVE │ │ │ │ +0035ba68 00000017 R_ARM_RELATIVE │ │ │ │ +0035ba88 00000017 R_ARM_RELATIVE │ │ │ │ +0035ba90 00000017 R_ARM_RELATIVE │ │ │ │ +0035bab0 00000017 R_ARM_RELATIVE │ │ │ │ +0035bab8 00000017 R_ARM_RELATIVE │ │ │ │ +0035bad8 00000017 R_ARM_RELATIVE │ │ │ │ +0035bae0 00000017 R_ARM_RELATIVE │ │ │ │ +0035bb00 00000017 R_ARM_RELATIVE │ │ │ │ +0035bb08 00000017 R_ARM_RELATIVE │ │ │ │ +0035bb28 00000017 R_ARM_RELATIVE │ │ │ │ +0035bb30 00000017 R_ARM_RELATIVE │ │ │ │ +0035bb50 00000017 R_ARM_RELATIVE │ │ │ │ +0035bb58 00000017 R_ARM_RELATIVE │ │ │ │ +0035bb78 00000017 R_ARM_RELATIVE │ │ │ │ +0035bb80 00000017 R_ARM_RELATIVE │ │ │ │ +0035bba0 00000017 R_ARM_RELATIVE │ │ │ │ +0035bba8 00000017 R_ARM_RELATIVE │ │ │ │ +0035bbf0 00000017 R_ARM_RELATIVE │ │ │ │ +0035bbf8 00000017 R_ARM_RELATIVE │ │ │ │ +0035bbfc 00000017 R_ARM_RELATIVE │ │ │ │ +0035bc00 00000017 R_ARM_RELATIVE │ │ │ │ +0035bc08 00000017 R_ARM_RELATIVE │ │ │ │ +0035bc0c 00000017 R_ARM_RELATIVE │ │ │ │ +0035bc20 00000017 R_ARM_RELATIVE │ │ │ │ +0035bc28 00000017 R_ARM_RELATIVE │ │ │ │ +0035bc2c 00000017 R_ARM_RELATIVE │ │ │ │ +0035bc30 00000017 R_ARM_RELATIVE │ │ │ │ +0035bc38 00000017 R_ARM_RELATIVE │ │ │ │ +0035bc50 00000017 R_ARM_RELATIVE │ │ │ │ +0035bc58 00000017 R_ARM_RELATIVE │ │ │ │ +0035bc5c 00000017 R_ARM_RELATIVE │ │ │ │ +0035bc60 00000017 R_ARM_RELATIVE │ │ │ │ +0035bc68 00000017 R_ARM_RELATIVE │ │ │ │ +0035bc70 00000017 R_ARM_RELATIVE │ │ │ │ +0035bc78 00000017 R_ARM_RELATIVE │ │ │ │ +0035bc80 00000017 R_ARM_RELATIVE │ │ │ │ +0035bc88 00000017 R_ARM_RELATIVE │ │ │ │ +0035bc90 00000017 R_ARM_RELATIVE │ │ │ │ +0035bc98 00000017 R_ARM_RELATIVE │ │ │ │ +0035bca0 00000017 R_ARM_RELATIVE │ │ │ │ +0035bca8 00000017 R_ARM_RELATIVE │ │ │ │ +0035bcb0 00000017 R_ARM_RELATIVE │ │ │ │ +0035bcb8 00000017 R_ARM_RELATIVE │ │ │ │ +0035bcc0 00000017 R_ARM_RELATIVE │ │ │ │ +0035bcc8 00000017 R_ARM_RELATIVE │ │ │ │ +0035bccc 00000017 R_ARM_RELATIVE │ │ │ │ +0035bce0 00000017 R_ARM_RELATIVE │ │ │ │ +0035bce8 00000017 R_ARM_RELATIVE │ │ │ │ +0035bd08 00000017 R_ARM_RELATIVE │ │ │ │ +0035bd0c 00000017 R_ARM_RELATIVE │ │ │ │ +0035bd10 00000017 R_ARM_RELATIVE │ │ │ │ +0035bd30 00000017 R_ARM_RELATIVE │ │ │ │ +0035bd34 00000017 R_ARM_RELATIVE │ │ │ │ +0035bd38 00000017 R_ARM_RELATIVE │ │ │ │ +0035bd80 00000017 R_ARM_RELATIVE │ │ │ │ +0035bd84 00000017 R_ARM_RELATIVE │ │ │ │ +0035bd88 00000017 R_ARM_RELATIVE │ │ │ │ +0035bda8 00000017 R_ARM_RELATIVE │ │ │ │ +0035bdac 00000017 R_ARM_RELATIVE │ │ │ │ +0035bdb0 00000017 R_ARM_RELATIVE │ │ │ │ +0035bdd0 00000017 R_ARM_RELATIVE │ │ │ │ +0035bdd4 00000017 R_ARM_RELATIVE │ │ │ │ +0035bdd8 00000017 R_ARM_RELATIVE │ │ │ │ +0035bdf8 00000017 R_ARM_RELATIVE │ │ │ │ +0035bdfc 00000017 R_ARM_RELATIVE │ │ │ │ +0035be00 00000017 R_ARM_RELATIVE │ │ │ │ +0035be48 00000017 R_ARM_RELATIVE │ │ │ │ +0035be4c 00000017 R_ARM_RELATIVE │ │ │ │ +0035be50 00000017 R_ARM_RELATIVE │ │ │ │ +0035be54 00000017 R_ARM_RELATIVE │ │ │ │ +0035be58 00000017 R_ARM_RELATIVE │ │ │ │ +0035be5c 00000017 R_ARM_RELATIVE │ │ │ │ +0035be60 00000017 R_ARM_RELATIVE │ │ │ │ +0035be64 00000017 R_ARM_RELATIVE │ │ │ │ +0035be68 00000017 R_ARM_RELATIVE │ │ │ │ +0035be6c 00000017 R_ARM_RELATIVE │ │ │ │ +0035be70 00000017 R_ARM_RELATIVE │ │ │ │ +0035be74 00000017 R_ARM_RELATIVE │ │ │ │ +0035be78 00000017 R_ARM_RELATIVE │ │ │ │ +0035be7c 00000017 R_ARM_RELATIVE │ │ │ │ +0035be80 00000017 R_ARM_RELATIVE │ │ │ │ +0035be84 00000017 R_ARM_RELATIVE │ │ │ │ +0035be88 00000017 R_ARM_RELATIVE │ │ │ │ +0035be8c 00000017 R_ARM_RELATIVE │ │ │ │ +0035be90 00000017 R_ARM_RELATIVE │ │ │ │ +0035be94 00000017 R_ARM_RELATIVE │ │ │ │ +0035be98 00000017 R_ARM_RELATIVE │ │ │ │ +0035be9c 00000017 R_ARM_RELATIVE │ │ │ │ +0035bea0 00000017 R_ARM_RELATIVE │ │ │ │ +0035bea4 00000017 R_ARM_RELATIVE │ │ │ │ +0035bea8 00000017 R_ARM_RELATIVE │ │ │ │ +0035beac 00000017 R_ARM_RELATIVE │ │ │ │ +0035beb4 00000017 R_ARM_RELATIVE │ │ │ │ +0035beb8 00000017 R_ARM_RELATIVE │ │ │ │ +0035bebc 00000017 R_ARM_RELATIVE │ │ │ │ +0035bec0 00000017 R_ARM_RELATIVE │ │ │ │ +0035bec4 00000017 R_ARM_RELATIVE │ │ │ │ +0035bec8 00000017 R_ARM_RELATIVE │ │ │ │ +0035becc 00000017 R_ARM_RELATIVE │ │ │ │ +0035bed0 00000017 R_ARM_RELATIVE │ │ │ │ +0035bed4 00000017 R_ARM_RELATIVE │ │ │ │ +0035bed8 00000017 R_ARM_RELATIVE │ │ │ │ +0035bedc 00000017 R_ARM_RELATIVE │ │ │ │ +0035bee0 00000017 R_ARM_RELATIVE │ │ │ │ +0035bee4 00000017 R_ARM_RELATIVE │ │ │ │ +0035bee8 00000017 R_ARM_RELATIVE │ │ │ │ +0035beec 00000017 R_ARM_RELATIVE │ │ │ │ +0035bef0 00000017 R_ARM_RELATIVE │ │ │ │ +0035bef8 00000017 R_ARM_RELATIVE │ │ │ │ +0035befc 00000017 R_ARM_RELATIVE │ │ │ │ +0035bf00 00000017 R_ARM_RELATIVE │ │ │ │ +0035bf04 00000017 R_ARM_RELATIVE │ │ │ │ +0035bf08 00000017 R_ARM_RELATIVE │ │ │ │ +0035bf0c 00000017 R_ARM_RELATIVE │ │ │ │ +0035bf10 00000017 R_ARM_RELATIVE │ │ │ │ +0035bf14 00000017 R_ARM_RELATIVE │ │ │ │ +0035bf18 00000017 R_ARM_RELATIVE │ │ │ │ +0035bf1c 00000017 R_ARM_RELATIVE │ │ │ │ +0035bf20 00000017 R_ARM_RELATIVE │ │ │ │ +0035bf24 00000017 R_ARM_RELATIVE │ │ │ │ +0035bf28 00000017 R_ARM_RELATIVE │ │ │ │ +0035bf2c 00000017 R_ARM_RELATIVE │ │ │ │ +0035bf30 00000017 R_ARM_RELATIVE │ │ │ │ +0035bf34 00000017 R_ARM_RELATIVE │ │ │ │ +0035bf38 00000017 R_ARM_RELATIVE │ │ │ │ +0035bf40 00000017 R_ARM_RELATIVE │ │ │ │ +0035bf44 00000017 R_ARM_RELATIVE │ │ │ │ +0035bf48 00000017 R_ARM_RELATIVE │ │ │ │ +0035bf4c 00000017 R_ARM_RELATIVE │ │ │ │ +0035bf50 00000017 R_ARM_RELATIVE │ │ │ │ +0035bf54 00000017 R_ARM_RELATIVE │ │ │ │ +0035bf58 00000017 R_ARM_RELATIVE │ │ │ │ +0035bf5c 00000017 R_ARM_RELATIVE │ │ │ │ +0035bf60 00000017 R_ARM_RELATIVE │ │ │ │ +0035bf64 00000017 R_ARM_RELATIVE │ │ │ │ +0035bf68 00000017 R_ARM_RELATIVE │ │ │ │ +0035bf6c 00000017 R_ARM_RELATIVE │ │ │ │ +0035bf70 00000017 R_ARM_RELATIVE │ │ │ │ +0035bf74 00000017 R_ARM_RELATIVE │ │ │ │ +0035bf78 00000017 R_ARM_RELATIVE │ │ │ │ +0035bf7c 00000017 R_ARM_RELATIVE │ │ │ │ +0035bf80 00000017 R_ARM_RELATIVE │ │ │ │ +0035bf84 00000017 R_ARM_RELATIVE │ │ │ │ +0035bf88 00000017 R_ARM_RELATIVE │ │ │ │ +0035bf8c 00000017 R_ARM_RELATIVE │ │ │ │ +0035bf90 00000017 R_ARM_RELATIVE │ │ │ │ +0035bf94 00000017 R_ARM_RELATIVE │ │ │ │ +0035bf98 00000017 R_ARM_RELATIVE │ │ │ │ +0035bf9c 00000017 R_ARM_RELATIVE │ │ │ │ +0035bfa0 00000017 R_ARM_RELATIVE │ │ │ │ +0035bfa4 00000017 R_ARM_RELATIVE │ │ │ │ +0035bfa8 00000017 R_ARM_RELATIVE │ │ │ │ +0035bfac 00000017 R_ARM_RELATIVE │ │ │ │ +0035bfb0 00000017 R_ARM_RELATIVE │ │ │ │ +0035bfb4 00000017 R_ARM_RELATIVE │ │ │ │ +0035bfb8 00000017 R_ARM_RELATIVE │ │ │ │ +0035bfbc 00000017 R_ARM_RELATIVE │ │ │ │ +0035bfc0 00000017 R_ARM_RELATIVE │ │ │ │ +0035bfc4 00000017 R_ARM_RELATIVE │ │ │ │ +0035bfc8 00000017 R_ARM_RELATIVE │ │ │ │ +0035bfcc 00000017 R_ARM_RELATIVE │ │ │ │ +0035bfd0 00000017 R_ARM_RELATIVE │ │ │ │ +0035bfd4 00000017 R_ARM_RELATIVE │ │ │ │ +0035bfd8 00000017 R_ARM_RELATIVE │ │ │ │ +0035bfdc 00000017 R_ARM_RELATIVE │ │ │ │ +0035bfe0 00000017 R_ARM_RELATIVE │ │ │ │ +0035bfe4 00000017 R_ARM_RELATIVE │ │ │ │ +0035bfe8 00000017 R_ARM_RELATIVE │ │ │ │ +0035bfec 00000017 R_ARM_RELATIVE │ │ │ │ +0035bff0 00000017 R_ARM_RELATIVE │ │ │ │ +0035bff4 00000017 R_ARM_RELATIVE │ │ │ │ +0035bff8 00000017 R_ARM_RELATIVE │ │ │ │ +0035bffc 00000017 R_ARM_RELATIVE │ │ │ │ +0035c000 00000017 R_ARM_RELATIVE │ │ │ │ +0035c004 00000017 R_ARM_RELATIVE │ │ │ │ +0035c008 00000017 R_ARM_RELATIVE │ │ │ │ +0035c00c 00000017 R_ARM_RELATIVE │ │ │ │ +0035c010 00000017 R_ARM_RELATIVE │ │ │ │ +0035c014 00000017 R_ARM_RELATIVE │ │ │ │ +0035c018 00000017 R_ARM_RELATIVE │ │ │ │ +0035c01c 00000017 R_ARM_RELATIVE │ │ │ │ +0035c020 00000017 R_ARM_RELATIVE │ │ │ │ +0035c024 00000017 R_ARM_RELATIVE │ │ │ │ +0035c028 00000017 R_ARM_RELATIVE │ │ │ │ +0035c02c 00000017 R_ARM_RELATIVE │ │ │ │ +0035c030 00000017 R_ARM_RELATIVE │ │ │ │ +0035c034 00000017 R_ARM_RELATIVE │ │ │ │ +0035c038 00000017 R_ARM_RELATIVE │ │ │ │ +0035c03c 00000017 R_ARM_RELATIVE │ │ │ │ +0035c040 00000017 R_ARM_RELATIVE │ │ │ │ +0035c044 00000017 R_ARM_RELATIVE │ │ │ │ +0035c048 00000017 R_ARM_RELATIVE │ │ │ │ +0035c04c 00000017 R_ARM_RELATIVE │ │ │ │ +0035c050 00000017 R_ARM_RELATIVE │ │ │ │ +0035c054 00000017 R_ARM_RELATIVE │ │ │ │ +0035c058 00000017 R_ARM_RELATIVE │ │ │ │ +0035c060 00000017 R_ARM_RELATIVE │ │ │ │ +0035c068 00000017 R_ARM_RELATIVE │ │ │ │ +0035c088 00000017 R_ARM_RELATIVE │ │ │ │ +0035c090 00000017 R_ARM_RELATIVE │ │ │ │ +0035c0b0 00000017 R_ARM_RELATIVE │ │ │ │ +0035c0b8 00000017 R_ARM_RELATIVE │ │ │ │ +0035c0d8 00000017 R_ARM_RELATIVE │ │ │ │ +0035c0e0 00000017 R_ARM_RELATIVE │ │ │ │ +0035c128 00000017 R_ARM_RELATIVE │ │ │ │ +0035c130 00000017 R_ARM_RELATIVE │ │ │ │ +0035c150 00000017 R_ARM_RELATIVE │ │ │ │ +0035c158 00000017 R_ARM_RELATIVE │ │ │ │ +0035c178 00000017 R_ARM_RELATIVE │ │ │ │ +0035c180 00000017 R_ARM_RELATIVE │ │ │ │ +0035c1a0 00000017 R_ARM_RELATIVE │ │ │ │ +0035c1a8 00000017 R_ARM_RELATIVE │ │ │ │ +0035c1c8 00000017 R_ARM_RELATIVE │ │ │ │ +0035c1d0 00000017 R_ARM_RELATIVE │ │ │ │ +0035c1f0 00000017 R_ARM_RELATIVE │ │ │ │ +0035c1f8 00000017 R_ARM_RELATIVE │ │ │ │ +0035c218 00000017 R_ARM_RELATIVE │ │ │ │ +0035c220 00000017 R_ARM_RELATIVE │ │ │ │ +0035c268 00000017 R_ARM_RELATIVE │ │ │ │ +0035c270 00000017 R_ARM_RELATIVE │ │ │ │ +0035c290 00000017 R_ARM_RELATIVE │ │ │ │ +0035c298 00000017 R_ARM_RELATIVE │ │ │ │ +0035c2e0 00000017 R_ARM_RELATIVE │ │ │ │ +0035c2e8 00000017 R_ARM_RELATIVE │ │ │ │ +0035c308 00000017 R_ARM_RELATIVE │ │ │ │ +0035c310 00000017 R_ARM_RELATIVE │ │ │ │ +0035c330 00000017 R_ARM_RELATIVE │ │ │ │ +0035c338 00000017 R_ARM_RELATIVE │ │ │ │ +0035c358 00000017 R_ARM_RELATIVE │ │ │ │ +0035c360 00000017 R_ARM_RELATIVE │ │ │ │ +0035c380 00000017 R_ARM_RELATIVE │ │ │ │ +0035c388 00000017 R_ARM_RELATIVE │ │ │ │ +0035c3a8 00000017 R_ARM_RELATIVE │ │ │ │ +0035c3b0 00000017 R_ARM_RELATIVE │ │ │ │ +0035c3d0 00000017 R_ARM_RELATIVE │ │ │ │ +0035c3d8 00000017 R_ARM_RELATIVE │ │ │ │ +0035c420 00000017 R_ARM_RELATIVE │ │ │ │ +0035c428 00000017 R_ARM_RELATIVE │ │ │ │ +0035c448 00000017 R_ARM_RELATIVE │ │ │ │ +0035c450 00000017 R_ARM_RELATIVE │ │ │ │ +0035c498 00000017 R_ARM_RELATIVE │ │ │ │ +0035c4a0 00000017 R_ARM_RELATIVE │ │ │ │ +0035c4c0 00000017 R_ARM_RELATIVE │ │ │ │ +0035c4c8 00000017 R_ARM_RELATIVE │ │ │ │ +0035c510 00000017 R_ARM_RELATIVE │ │ │ │ +0035c518 00000017 R_ARM_RELATIVE │ │ │ │ +0035c560 00000017 R_ARM_RELATIVE │ │ │ │ +0035c568 00000017 R_ARM_RELATIVE │ │ │ │ +0035c588 00000017 R_ARM_RELATIVE │ │ │ │ +0035c590 00000017 R_ARM_RELATIVE │ │ │ │ +0035c5b0 00000017 R_ARM_RELATIVE │ │ │ │ +0035c5b8 00000017 R_ARM_RELATIVE │ │ │ │ +0035c5d8 00000017 R_ARM_RELATIVE │ │ │ │ +0035c5e0 00000017 R_ARM_RELATIVE │ │ │ │ +0035c600 00000017 R_ARM_RELATIVE │ │ │ │ +0035c608 00000017 R_ARM_RELATIVE │ │ │ │ +0035c628 00000017 R_ARM_RELATIVE │ │ │ │ +0035c630 00000017 R_ARM_RELATIVE │ │ │ │ +0035c650 00000017 R_ARM_RELATIVE │ │ │ │ +0035c658 00000017 R_ARM_RELATIVE │ │ │ │ +0035c670 00000017 R_ARM_RELATIVE │ │ │ │ +0035c678 00000017 R_ARM_RELATIVE │ │ │ │ +0035c680 00000017 R_ARM_RELATIVE │ │ │ │ +0035c6a0 00000017 R_ARM_RELATIVE │ │ │ │ +0035c6a8 00000017 R_ARM_RELATIVE │ │ │ │ +0035c6f0 00000017 R_ARM_RELATIVE │ │ │ │ +0035c6f8 00000017 R_ARM_RELATIVE │ │ │ │ +0035c718 00000017 R_ARM_RELATIVE │ │ │ │ +0035c720 00000017 R_ARM_RELATIVE │ │ │ │ +0035c768 00000017 R_ARM_RELATIVE │ │ │ │ +0035c770 00000017 R_ARM_RELATIVE │ │ │ │ +0035c788 00000017 R_ARM_RELATIVE │ │ │ │ +0035c790 00000017 R_ARM_RELATIVE │ │ │ │ +0035c798 00000017 R_ARM_RELATIVE │ │ │ │ +0035c7b0 00000017 R_ARM_RELATIVE │ │ │ │ +0035c7b8 00000017 R_ARM_RELATIVE │ │ │ │ +0035c7c0 00000017 R_ARM_RELATIVE │ │ │ │ +0035c7e0 00000017 R_ARM_RELATIVE │ │ │ │ +0035c7e8 00000017 R_ARM_RELATIVE │ │ │ │ +0035c830 00000017 R_ARM_RELATIVE │ │ │ │ +0035c838 00000017 R_ARM_RELATIVE │ │ │ │ +0035c880 00000017 R_ARM_RELATIVE │ │ │ │ +0035c888 00000017 R_ARM_RELATIVE │ │ │ │ +0035c8d0 00000017 R_ARM_RELATIVE │ │ │ │ +0035c8d4 00000017 R_ARM_RELATIVE │ │ │ │ +0035c8d8 00000017 R_ARM_RELATIVE │ │ │ │ +0035c8dc 00000017 R_ARM_RELATIVE │ │ │ │ +0035c8e0 00000017 R_ARM_RELATIVE │ │ │ │ +0035c8e4 00000017 R_ARM_RELATIVE │ │ │ │ +0035c8e8 00000017 R_ARM_RELATIVE │ │ │ │ +0035c8ec 00000017 R_ARM_RELATIVE │ │ │ │ +0035c8f0 00000017 R_ARM_RELATIVE │ │ │ │ +0035c8f4 00000017 R_ARM_RELATIVE │ │ │ │ +0035c8f8 00000017 R_ARM_RELATIVE │ │ │ │ +0035c8fc 00000017 R_ARM_RELATIVE │ │ │ │ +0035c900 00000017 R_ARM_RELATIVE │ │ │ │ +0035c904 00000017 R_ARM_RELATIVE │ │ │ │ +0035c908 00000017 R_ARM_RELATIVE │ │ │ │ +0035c90c 00000017 R_ARM_RELATIVE │ │ │ │ +0035c910 00000017 R_ARM_RELATIVE │ │ │ │ +0035c914 00000017 R_ARM_RELATIVE │ │ │ │ +0035c918 00000017 R_ARM_RELATIVE │ │ │ │ +0035c91c 00000017 R_ARM_RELATIVE │ │ │ │ +0035c920 00000017 R_ARM_RELATIVE │ │ │ │ +0035c924 00000017 R_ARM_RELATIVE │ │ │ │ +0035c928 00000017 R_ARM_RELATIVE │ │ │ │ +0035c92c 00000017 R_ARM_RELATIVE │ │ │ │ +0035c930 00000017 R_ARM_RELATIVE │ │ │ │ +0035c934 00000017 R_ARM_RELATIVE │ │ │ │ +0035c938 00000017 R_ARM_RELATIVE │ │ │ │ +0035c93c 00000017 R_ARM_RELATIVE │ │ │ │ +0035c940 00000017 R_ARM_RELATIVE │ │ │ │ +0035c944 00000017 R_ARM_RELATIVE │ │ │ │ +0035c948 00000017 R_ARM_RELATIVE │ │ │ │ +0035c94c 00000017 R_ARM_RELATIVE │ │ │ │ +0035c950 00000017 R_ARM_RELATIVE │ │ │ │ +0035c954 00000017 R_ARM_RELATIVE │ │ │ │ +0035c958 00000017 R_ARM_RELATIVE │ │ │ │ +0035c95c 00000017 R_ARM_RELATIVE │ │ │ │ +0035c964 00000017 R_ARM_RELATIVE │ │ │ │ +0035c968 00000017 R_ARM_RELATIVE │ │ │ │ +0035c96c 00000017 R_ARM_RELATIVE │ │ │ │ +0035c970 00000017 R_ARM_RELATIVE │ │ │ │ +0035c974 00000017 R_ARM_RELATIVE │ │ │ │ +0035c980 00000017 R_ARM_RELATIVE │ │ │ │ +0035c984 00000017 R_ARM_RELATIVE │ │ │ │ +0035c988 00000017 R_ARM_RELATIVE │ │ │ │ +0035c98c 00000017 R_ARM_RELATIVE │ │ │ │ +0035c990 00000017 R_ARM_RELATIVE │ │ │ │ +0035c994 00000017 R_ARM_RELATIVE │ │ │ │ +0035c998 00000017 R_ARM_RELATIVE │ │ │ │ +0035c99c 00000017 R_ARM_RELATIVE │ │ │ │ +0035c9a0 00000017 R_ARM_RELATIVE │ │ │ │ +0035c9c0 00000017 R_ARM_RELATIVE │ │ │ │ +0035c9c4 00000017 R_ARM_RELATIVE │ │ │ │ +0035c9c8 00000017 R_ARM_RELATIVE │ │ │ │ +0035c9e8 00000017 R_ARM_RELATIVE │ │ │ │ +0035c9ec 00000017 R_ARM_RELATIVE │ │ │ │ +0035c9f0 00000017 R_ARM_RELATIVE │ │ │ │ +0035ca10 00000017 R_ARM_RELATIVE │ │ │ │ +0035ca14 00000017 R_ARM_RELATIVE │ │ │ │ +0035ca18 00000017 R_ARM_RELATIVE │ │ │ │ +0035ca38 00000017 R_ARM_RELATIVE │ │ │ │ +0035ca3c 00000017 R_ARM_RELATIVE │ │ │ │ +0035ca40 00000017 R_ARM_RELATIVE │ │ │ │ +0035ca88 00000017 R_ARM_RELATIVE │ │ │ │ +0035ca8c 00000017 R_ARM_RELATIVE │ │ │ │ +0035ca90 00000017 R_ARM_RELATIVE │ │ │ │ +0035cab0 00000017 R_ARM_RELATIVE │ │ │ │ +0035cab4 00000017 R_ARM_RELATIVE │ │ │ │ +0035cab8 00000017 R_ARM_RELATIVE │ │ │ │ +0035cad8 00000017 R_ARM_RELATIVE │ │ │ │ +0035cadc 00000017 R_ARM_RELATIVE │ │ │ │ +0035cae0 00000017 R_ARM_RELATIVE │ │ │ │ +0035cb00 00000017 R_ARM_RELATIVE │ │ │ │ +0035cb04 00000017 R_ARM_RELATIVE │ │ │ │ +0035cb08 00000017 R_ARM_RELATIVE │ │ │ │ +0035cb28 00000017 R_ARM_RELATIVE │ │ │ │ +0035cb2c 00000017 R_ARM_RELATIVE │ │ │ │ +0035cb30 00000017 R_ARM_RELATIVE │ │ │ │ +0035cb50 00000017 R_ARM_RELATIVE │ │ │ │ +0035cb54 00000017 R_ARM_RELATIVE │ │ │ │ +0035cb58 00000017 R_ARM_RELATIVE │ │ │ │ +0035cb78 00000017 R_ARM_RELATIVE │ │ │ │ +0035cb7c 00000017 R_ARM_RELATIVE │ │ │ │ +0035cb80 00000017 R_ARM_RELATIVE │ │ │ │ +0035cba0 00000017 R_ARM_RELATIVE │ │ │ │ +0035cba4 00000017 R_ARM_RELATIVE │ │ │ │ +0035cba8 00000017 R_ARM_RELATIVE │ │ │ │ +0035cbc8 00000017 R_ARM_RELATIVE │ │ │ │ +0035cbcc 00000017 R_ARM_RELATIVE │ │ │ │ +0035cbd0 00000017 R_ARM_RELATIVE │ │ │ │ +0035cbf0 00000017 R_ARM_RELATIVE │ │ │ │ +0035cbf4 00000017 R_ARM_RELATIVE │ │ │ │ +0035cbf8 00000017 R_ARM_RELATIVE │ │ │ │ +0035cc18 00000017 R_ARM_RELATIVE │ │ │ │ +0035cc1c 00000017 R_ARM_RELATIVE │ │ │ │ +0035cc20 00000017 R_ARM_RELATIVE │ │ │ │ +0035cc40 00000017 R_ARM_RELATIVE │ │ │ │ +0035cc44 00000017 R_ARM_RELATIVE │ │ │ │ +0035cc48 00000017 R_ARM_RELATIVE │ │ │ │ +0035cc68 00000017 R_ARM_RELATIVE │ │ │ │ +0035cc6c 00000017 R_ARM_RELATIVE │ │ │ │ +0035cc70 00000017 R_ARM_RELATIVE │ │ │ │ +0035cc90 00000017 R_ARM_RELATIVE │ │ │ │ +0035cc94 00000017 R_ARM_RELATIVE │ │ │ │ +0035cc98 00000017 R_ARM_RELATIVE │ │ │ │ +0035ccb8 00000017 R_ARM_RELATIVE │ │ │ │ +0035ccbc 00000017 R_ARM_RELATIVE │ │ │ │ +0035ccc0 00000017 R_ARM_RELATIVE │ │ │ │ +0035cce0 00000017 R_ARM_RELATIVE │ │ │ │ +0035cce4 00000017 R_ARM_RELATIVE │ │ │ │ +0035cce8 00000017 R_ARM_RELATIVE │ │ │ │ +0035cd08 00000017 R_ARM_RELATIVE │ │ │ │ +0035cd0c 00000017 R_ARM_RELATIVE │ │ │ │ +0035cd10 00000017 R_ARM_RELATIVE │ │ │ │ +0035cd30 00000017 R_ARM_RELATIVE │ │ │ │ +0035cd34 00000017 R_ARM_RELATIVE │ │ │ │ +0035cd38 00000017 R_ARM_RELATIVE │ │ │ │ +0035cd58 00000017 R_ARM_RELATIVE │ │ │ │ +0035cd5c 00000017 R_ARM_RELATIVE │ │ │ │ +0035cd60 00000017 R_ARM_RELATIVE │ │ │ │ +0035cd80 00000017 R_ARM_RELATIVE │ │ │ │ +0035cd84 00000017 R_ARM_RELATIVE │ │ │ │ +0035cd88 00000017 R_ARM_RELATIVE │ │ │ │ +0035cdd0 00000017 R_ARM_RELATIVE │ │ │ │ +0035cdd4 00000017 R_ARM_RELATIVE │ │ │ │ +0035cdd8 00000017 R_ARM_RELATIVE │ │ │ │ +0035cddc 00000017 R_ARM_RELATIVE │ │ │ │ +0035cde0 00000017 R_ARM_RELATIVE │ │ │ │ +0035cde4 00000017 R_ARM_RELATIVE │ │ │ │ +0035cde8 00000017 R_ARM_RELATIVE │ │ │ │ +0035cdec 00000017 R_ARM_RELATIVE │ │ │ │ +0035cdf0 00000017 R_ARM_RELATIVE │ │ │ │ +0035cdf4 00000017 R_ARM_RELATIVE │ │ │ │ +0035cdf8 00000017 R_ARM_RELATIVE │ │ │ │ +0035cdfc 00000017 R_ARM_RELATIVE │ │ │ │ +0035ce00 00000017 R_ARM_RELATIVE │ │ │ │ +0035ce04 00000017 R_ARM_RELATIVE │ │ │ │ +0035ce08 00000017 R_ARM_RELATIVE │ │ │ │ +0035ce0c 00000017 R_ARM_RELATIVE │ │ │ │ +0035ce10 00000017 R_ARM_RELATIVE │ │ │ │ +0035ce14 00000017 R_ARM_RELATIVE │ │ │ │ +0035ce18 00000017 R_ARM_RELATIVE │ │ │ │ +0035ce1c 00000017 R_ARM_RELATIVE │ │ │ │ +0035ce20 00000017 R_ARM_RELATIVE │ │ │ │ +0035ce24 00000017 R_ARM_RELATIVE │ │ │ │ +0035ce28 00000017 R_ARM_RELATIVE │ │ │ │ +0035ce2c 00000017 R_ARM_RELATIVE │ │ │ │ +0035ce30 00000017 R_ARM_RELATIVE │ │ │ │ +0035ce34 00000017 R_ARM_RELATIVE │ │ │ │ +0035ce40 00000017 R_ARM_RELATIVE │ │ │ │ +0035ce48 00000017 R_ARM_RELATIVE │ │ │ │ +0035ce68 00000017 R_ARM_RELATIVE │ │ │ │ +0035ce70 00000017 R_ARM_RELATIVE │ │ │ │ +0035ceb8 00000017 R_ARM_RELATIVE │ │ │ │ +0035cec0 00000017 R_ARM_RELATIVE │ │ │ │ +0035cf08 00000017 R_ARM_RELATIVE │ │ │ │ +0035cf10 00000017 R_ARM_RELATIVE │ │ │ │ +0035cf30 00000017 R_ARM_RELATIVE │ │ │ │ +0035cf38 00000017 R_ARM_RELATIVE │ │ │ │ +0035cf80 00000017 R_ARM_RELATIVE │ │ │ │ +0035cf84 00000017 R_ARM_RELATIVE │ │ │ │ +0035cf88 00000017 R_ARM_RELATIVE │ │ │ │ +0035cfa8 00000017 R_ARM_RELATIVE │ │ │ │ +0035cfac 00000017 R_ARM_RELATIVE │ │ │ │ +0035cfb0 00000017 R_ARM_RELATIVE │ │ │ │ +0035cfd0 00000017 R_ARM_RELATIVE │ │ │ │ +0035cfd4 00000017 R_ARM_RELATIVE │ │ │ │ +0035cfd8 00000017 R_ARM_RELATIVE │ │ │ │ +0035cff8 00000017 R_ARM_RELATIVE │ │ │ │ +0035cffc 00000017 R_ARM_RELATIVE │ │ │ │ +0035d000 00000017 R_ARM_RELATIVE │ │ │ │ +0035d020 00000017 R_ARM_RELATIVE │ │ │ │ +0035d024 00000017 R_ARM_RELATIVE │ │ │ │ +0035d028 00000017 R_ARM_RELATIVE │ │ │ │ +0035d048 00000017 R_ARM_RELATIVE │ │ │ │ +0035d04c 00000017 R_ARM_RELATIVE │ │ │ │ +0035d050 00000017 R_ARM_RELATIVE │ │ │ │ +0035d070 00000017 R_ARM_RELATIVE │ │ │ │ +0035d074 00000017 R_ARM_RELATIVE │ │ │ │ +0035d078 00000017 R_ARM_RELATIVE │ │ │ │ +0035d098 00000017 R_ARM_RELATIVE │ │ │ │ +0035d09c 00000017 R_ARM_RELATIVE │ │ │ │ +0035d0a0 00000017 R_ARM_RELATIVE │ │ │ │ +0035d0c0 00000017 R_ARM_RELATIVE │ │ │ │ +0035d0c4 00000017 R_ARM_RELATIVE │ │ │ │ +0035d0c8 00000017 R_ARM_RELATIVE │ │ │ │ +0035d0e8 00000017 R_ARM_RELATIVE │ │ │ │ +0035d0ec 00000017 R_ARM_RELATIVE │ │ │ │ +0035d0f0 00000017 R_ARM_RELATIVE │ │ │ │ +0035d110 00000017 R_ARM_RELATIVE │ │ │ │ +0035d114 00000017 R_ARM_RELATIVE │ │ │ │ +0035d118 00000017 R_ARM_RELATIVE │ │ │ │ +0035d130 00000017 R_ARM_RELATIVE │ │ │ │ +0035d160 00000017 R_ARM_RELATIVE │ │ │ │ +0035d168 00000017 R_ARM_RELATIVE │ │ │ │ +0035d188 00000017 R_ARM_RELATIVE │ │ │ │ +0035d190 00000017 R_ARM_RELATIVE │ │ │ │ +0035d1b0 00000017 R_ARM_RELATIVE │ │ │ │ +0035d1b8 00000017 R_ARM_RELATIVE │ │ │ │ +0035d1d8 00000017 R_ARM_RELATIVE │ │ │ │ +0035d1e0 00000017 R_ARM_RELATIVE │ │ │ │ +0035d200 00000017 R_ARM_RELATIVE │ │ │ │ +0035d208 00000017 R_ARM_RELATIVE │ │ │ │ +0035d228 00000017 R_ARM_RELATIVE │ │ │ │ +0035d230 00000017 R_ARM_RELATIVE │ │ │ │ +0035d250 00000017 R_ARM_RELATIVE │ │ │ │ +0035d258 00000017 R_ARM_RELATIVE │ │ │ │ +0035d278 00000017 R_ARM_RELATIVE │ │ │ │ +0035d280 00000017 R_ARM_RELATIVE │ │ │ │ +0035d2a0 00000017 R_ARM_RELATIVE │ │ │ │ +0035d2a8 00000017 R_ARM_RELATIVE │ │ │ │ +0035d2c8 00000017 R_ARM_RELATIVE │ │ │ │ +0035d2d0 00000017 R_ARM_RELATIVE │ │ │ │ +0035d2f0 00000017 R_ARM_RELATIVE │ │ │ │ +0035d2f8 00000017 R_ARM_RELATIVE │ │ │ │ +0035d310 00000017 R_ARM_RELATIVE │ │ │ │ +0035d318 00000017 R_ARM_RELATIVE │ │ │ │ +0035d320 00000017 R_ARM_RELATIVE │ │ │ │ +0035d338 00000017 R_ARM_RELATIVE │ │ │ │ +0035d340 00000017 R_ARM_RELATIVE │ │ │ │ +0035d348 00000017 R_ARM_RELATIVE │ │ │ │ +0035d368 00000017 R_ARM_RELATIVE │ │ │ │ +0035d370 00000017 R_ARM_RELATIVE │ │ │ │ +0035d3b8 00000017 R_ARM_RELATIVE │ │ │ │ +0035d3bc 00000017 R_ARM_RELATIVE │ │ │ │ +0035d3c0 00000017 R_ARM_RELATIVE │ │ │ │ +0035d3e0 00000017 R_ARM_RELATIVE │ │ │ │ +0035d3e4 00000017 R_ARM_RELATIVE │ │ │ │ +0035d3e8 00000017 R_ARM_RELATIVE │ │ │ │ +0035d408 00000017 R_ARM_RELATIVE │ │ │ │ +0035d40c 00000017 R_ARM_RELATIVE │ │ │ │ +0035d410 00000017 R_ARM_RELATIVE │ │ │ │ +0035d430 00000017 R_ARM_RELATIVE │ │ │ │ +0035d434 00000017 R_ARM_RELATIVE │ │ │ │ +0035d438 00000017 R_ARM_RELATIVE │ │ │ │ +0035d480 00000017 R_ARM_RELATIVE │ │ │ │ +0035d488 00000017 R_ARM_RELATIVE │ │ │ │ +0035d4a8 00000017 R_ARM_RELATIVE │ │ │ │ +0035d4b0 00000017 R_ARM_RELATIVE │ │ │ │ +0035d4d0 00000017 R_ARM_RELATIVE │ │ │ │ +0035d4d8 00000017 R_ARM_RELATIVE │ │ │ │ +0035d4f8 00000017 R_ARM_RELATIVE │ │ │ │ +0035d500 00000017 R_ARM_RELATIVE │ │ │ │ +0035d520 00000017 R_ARM_RELATIVE │ │ │ │ +0035d528 00000017 R_ARM_RELATIVE │ │ │ │ +0035d548 00000017 R_ARM_RELATIVE │ │ │ │ +0035d550 00000017 R_ARM_RELATIVE │ │ │ │ +0035d598 00000017 R_ARM_RELATIVE │ │ │ │ +0035d5a0 00000017 R_ARM_RELATIVE │ │ │ │ +0035d5c0 00000017 R_ARM_RELATIVE │ │ │ │ +0035d5c8 00000017 R_ARM_RELATIVE │ │ │ │ +0035d610 00000017 R_ARM_RELATIVE │ │ │ │ +0035d618 00000017 R_ARM_RELATIVE │ │ │ │ +0035d638 00000017 R_ARM_RELATIVE │ │ │ │ +0035d640 00000017 R_ARM_RELATIVE │ │ │ │ +0035d688 00000017 R_ARM_RELATIVE │ │ │ │ +0035d68c 00000017 R_ARM_RELATIVE │ │ │ │ +0035d690 00000017 R_ARM_RELATIVE │ │ │ │ +0035d6b0 00000017 R_ARM_RELATIVE │ │ │ │ +0035d6b4 00000017 R_ARM_RELATIVE │ │ │ │ +0035d6b8 00000017 R_ARM_RELATIVE │ │ │ │ +0035d6d8 00000017 R_ARM_RELATIVE │ │ │ │ +0035d6dc 00000017 R_ARM_RELATIVE │ │ │ │ +0035d6e0 00000017 R_ARM_RELATIVE │ │ │ │ +0035d700 00000017 R_ARM_RELATIVE │ │ │ │ +0035d704 00000017 R_ARM_RELATIVE │ │ │ │ +0035d708 00000017 R_ARM_RELATIVE │ │ │ │ +0035d728 00000017 R_ARM_RELATIVE │ │ │ │ +0035d72c 00000017 R_ARM_RELATIVE │ │ │ │ +0035d730 00000017 R_ARM_RELATIVE │ │ │ │ +0035d750 00000017 R_ARM_RELATIVE │ │ │ │ +0035d754 00000017 R_ARM_RELATIVE │ │ │ │ +0035d758 00000017 R_ARM_RELATIVE │ │ │ │ +0035d778 00000017 R_ARM_RELATIVE │ │ │ │ +0035d77c 00000017 R_ARM_RELATIVE │ │ │ │ +0035d780 00000017 R_ARM_RELATIVE │ │ │ │ +0035d7a0 00000017 R_ARM_RELATIVE │ │ │ │ +0035d7a4 00000017 R_ARM_RELATIVE │ │ │ │ +0035d7a8 00000017 R_ARM_RELATIVE │ │ │ │ +0035d7c8 00000017 R_ARM_RELATIVE │ │ │ │ +0035d7cc 00000017 R_ARM_RELATIVE │ │ │ │ +0035d7d0 00000017 R_ARM_RELATIVE │ │ │ │ +0035d7f0 00000017 R_ARM_RELATIVE │ │ │ │ +0035d7f4 00000017 R_ARM_RELATIVE │ │ │ │ +0035d7f8 00000017 R_ARM_RELATIVE │ │ │ │ +0035d818 00000017 R_ARM_RELATIVE │ │ │ │ +0035d81c 00000017 R_ARM_RELATIVE │ │ │ │ +0035d820 00000017 R_ARM_RELATIVE │ │ │ │ +0035d840 00000017 R_ARM_RELATIVE │ │ │ │ +0035d844 00000017 R_ARM_RELATIVE │ │ │ │ +0035d848 00000017 R_ARM_RELATIVE │ │ │ │ +0035d868 00000017 R_ARM_RELATIVE │ │ │ │ +0035d86c 00000017 R_ARM_RELATIVE │ │ │ │ +0035d870 00000017 R_ARM_RELATIVE │ │ │ │ +0035d890 00000017 R_ARM_RELATIVE │ │ │ │ +0035d894 00000017 R_ARM_RELATIVE │ │ │ │ +0035d898 00000017 R_ARM_RELATIVE │ │ │ │ +0035d8b8 00000017 R_ARM_RELATIVE │ │ │ │ +0035d8bc 00000017 R_ARM_RELATIVE │ │ │ │ +0035d8c0 00000017 R_ARM_RELATIVE │ │ │ │ +0035d8e0 00000017 R_ARM_RELATIVE │ │ │ │ +0035d8e4 00000017 R_ARM_RELATIVE │ │ │ │ +0035d8e8 00000017 R_ARM_RELATIVE │ │ │ │ +0035d908 00000017 R_ARM_RELATIVE │ │ │ │ +0035d90c 00000017 R_ARM_RELATIVE │ │ │ │ +0035d910 00000017 R_ARM_RELATIVE │ │ │ │ +0035d930 00000017 R_ARM_RELATIVE │ │ │ │ +0035d934 00000017 R_ARM_RELATIVE │ │ │ │ +0035d938 00000017 R_ARM_RELATIVE │ │ │ │ +0035d980 00000017 R_ARM_RELATIVE │ │ │ │ +0035d984 00000017 R_ARM_RELATIVE │ │ │ │ +0035d988 00000017 R_ARM_RELATIVE │ │ │ │ +0035d9a8 00000017 R_ARM_RELATIVE │ │ │ │ +0035d9ac 00000017 R_ARM_RELATIVE │ │ │ │ +0035d9b0 00000017 R_ARM_RELATIVE │ │ │ │ +0035d9d0 00000017 R_ARM_RELATIVE │ │ │ │ +0035d9d4 00000017 R_ARM_RELATIVE │ │ │ │ +0035d9d8 00000017 R_ARM_RELATIVE │ │ │ │ +0035d9f8 00000017 R_ARM_RELATIVE │ │ │ │ +0035d9fc 00000017 R_ARM_RELATIVE │ │ │ │ +0035da00 00000017 R_ARM_RELATIVE │ │ │ │ +0035da20 00000017 R_ARM_RELATIVE │ │ │ │ +0035da24 00000017 R_ARM_RELATIVE │ │ │ │ +0035da28 00000017 R_ARM_RELATIVE │ │ │ │ +0035da70 00000017 R_ARM_RELATIVE │ │ │ │ +0035da78 00000017 R_ARM_RELATIVE │ │ │ │ +0035da98 00000017 R_ARM_RELATIVE │ │ │ │ +0035daa0 00000017 R_ARM_RELATIVE │ │ │ │ +0035dac0 00000017 R_ARM_RELATIVE │ │ │ │ +0035dac8 00000017 R_ARM_RELATIVE │ │ │ │ +0035dae8 00000017 R_ARM_RELATIVE │ │ │ │ +0035daf0 00000017 R_ARM_RELATIVE │ │ │ │ +0035db10 00000017 R_ARM_RELATIVE │ │ │ │ +0035db18 00000017 R_ARM_RELATIVE │ │ │ │ +0035db60 00000017 R_ARM_RELATIVE │ │ │ │ +0035db68 00000017 R_ARM_RELATIVE │ │ │ │ +0035dbb0 00000017 R_ARM_RELATIVE │ │ │ │ +0035dbb8 00000017 R_ARM_RELATIVE │ │ │ │ +0035dbd8 00000017 R_ARM_RELATIVE │ │ │ │ +0035dbe0 00000017 R_ARM_RELATIVE │ │ │ │ +0035dc28 00000017 R_ARM_RELATIVE │ │ │ │ +0035dc30 00000017 R_ARM_RELATIVE │ │ │ │ +0035dc50 00000017 R_ARM_RELATIVE │ │ │ │ +0035dc58 00000017 R_ARM_RELATIVE │ │ │ │ +0035dc78 00000017 R_ARM_RELATIVE │ │ │ │ +0035dc80 00000017 R_ARM_RELATIVE │ │ │ │ +0035dcc8 00000017 R_ARM_RELATIVE │ │ │ │ +0035dcd0 00000017 R_ARM_RELATIVE │ │ │ │ +0035dcf0 00000017 R_ARM_RELATIVE │ │ │ │ +0035dcf8 00000017 R_ARM_RELATIVE │ │ │ │ +0035dd40 00000017 R_ARM_RELATIVE │ │ │ │ +0035dd48 00000017 R_ARM_RELATIVE │ │ │ │ +0035dd68 00000017 R_ARM_RELATIVE │ │ │ │ +0035dd70 00000017 R_ARM_RELATIVE │ │ │ │ +0035ddb8 00000017 R_ARM_RELATIVE │ │ │ │ +0035ddbc 00000017 R_ARM_RELATIVE │ │ │ │ +0035ddc8 00000017 R_ARM_RELATIVE │ │ │ │ +0035ddd0 00000017 R_ARM_RELATIVE │ │ │ │ +0035ddf0 00000017 R_ARM_RELATIVE │ │ │ │ +0035ddf8 00000017 R_ARM_RELATIVE │ │ │ │ +0035de18 00000017 R_ARM_RELATIVE │ │ │ │ +0035de20 00000017 R_ARM_RELATIVE │ │ │ │ +0035de40 00000017 R_ARM_RELATIVE │ │ │ │ +0035de48 00000017 R_ARM_RELATIVE │ │ │ │ +0035de90 00000017 R_ARM_RELATIVE │ │ │ │ +0035de94 00000017 R_ARM_RELATIVE │ │ │ │ +0035de98 00000017 R_ARM_RELATIVE │ │ │ │ +0035deb8 00000017 R_ARM_RELATIVE │ │ │ │ +0035debc 00000017 R_ARM_RELATIVE │ │ │ │ +0035dec0 00000017 R_ARM_RELATIVE │ │ │ │ +0035dee0 00000017 R_ARM_RELATIVE │ │ │ │ +0035dee4 00000017 R_ARM_RELATIVE │ │ │ │ +0035dee8 00000017 R_ARM_RELATIVE │ │ │ │ +0035df08 00000017 R_ARM_RELATIVE │ │ │ │ +0035df0c 00000017 R_ARM_RELATIVE │ │ │ │ +0035df10 00000017 R_ARM_RELATIVE │ │ │ │ +0035df30 00000017 R_ARM_RELATIVE │ │ │ │ +0035df34 00000017 R_ARM_RELATIVE │ │ │ │ +0035df38 00000017 R_ARM_RELATIVE │ │ │ │ +0035df58 00000017 R_ARM_RELATIVE │ │ │ │ +0035df5c 00000017 R_ARM_RELATIVE │ │ │ │ +0035df60 00000017 R_ARM_RELATIVE │ │ │ │ +0035df80 00000017 R_ARM_RELATIVE │ │ │ │ +0035df84 00000017 R_ARM_RELATIVE │ │ │ │ +0035df88 00000017 R_ARM_RELATIVE │ │ │ │ +0035f820 00000017 R_ARM_RELATIVE │ │ │ │ +0035f824 00000017 R_ARM_RELATIVE │ │ │ │ +0035f828 00000017 R_ARM_RELATIVE │ │ │ │ +0035f82c 00000017 R_ARM_RELATIVE │ │ │ │ +0035f830 00000017 R_ARM_RELATIVE │ │ │ │ +0035f834 00000017 R_ARM_RELATIVE │ │ │ │ +0035f838 00000017 R_ARM_RELATIVE │ │ │ │ +0035f83c 00000017 R_ARM_RELATIVE │ │ │ │ +0035f840 00000017 R_ARM_RELATIVE │ │ │ │ +0035f844 00000017 R_ARM_RELATIVE │ │ │ │ +0035f848 00000017 R_ARM_RELATIVE │ │ │ │ +0035f84c 00000017 R_ARM_RELATIVE │ │ │ │ +0035f850 00000017 R_ARM_RELATIVE │ │ │ │ +0035f854 00000017 R_ARM_RELATIVE │ │ │ │ +0035f858 00000017 R_ARM_RELATIVE │ │ │ │ +0035f85c 00000017 R_ARM_RELATIVE │ │ │ │ +0035f860 00000017 R_ARM_RELATIVE │ │ │ │ +0035f864 00000017 R_ARM_RELATIVE │ │ │ │ +0035f868 00000017 R_ARM_RELATIVE │ │ │ │ +0035f86c 00000017 R_ARM_RELATIVE │ │ │ │ +0035f870 00000017 R_ARM_RELATIVE │ │ │ │ +0035f874 00000017 R_ARM_RELATIVE │ │ │ │ +0035f878 00000017 R_ARM_RELATIVE │ │ │ │ +0035f87c 00000017 R_ARM_RELATIVE │ │ │ │ +0035f880 00000017 R_ARM_RELATIVE │ │ │ │ +0035f884 00000017 R_ARM_RELATIVE │ │ │ │ +0035f88c 00000017 R_ARM_RELATIVE │ │ │ │ +0035f890 00000017 R_ARM_RELATIVE │ │ │ │ +0035f894 00000017 R_ARM_RELATIVE │ │ │ │ +0035f898 00000017 R_ARM_RELATIVE │ │ │ │ +0035f8a0 00000017 R_ARM_RELATIVE │ │ │ │ +0035f8a4 00000017 R_ARM_RELATIVE │ │ │ │ +0035f8a8 00000017 R_ARM_RELATIVE │ │ │ │ +0035f8ac 00000017 R_ARM_RELATIVE │ │ │ │ +0035f8b0 00000017 R_ARM_RELATIVE │ │ │ │ +0035f8b4 00000017 R_ARM_RELATIVE │ │ │ │ +0035f8b8 00000017 R_ARM_RELATIVE │ │ │ │ +0035f8bc 00000017 R_ARM_RELATIVE │ │ │ │ +0035f8c0 00000017 R_ARM_RELATIVE │ │ │ │ +0035f8c4 00000017 R_ARM_RELATIVE │ │ │ │ +0035f8c8 00000017 R_ARM_RELATIVE │ │ │ │ +0035f8cc 00000017 R_ARM_RELATIVE │ │ │ │ +0035f8d0 00000017 R_ARM_RELATIVE │ │ │ │ +0035f8d8 00000017 R_ARM_RELATIVE │ │ │ │ +0035f8dc 00000017 R_ARM_RELATIVE │ │ │ │ +0035f8e0 00000017 R_ARM_RELATIVE │ │ │ │ +0035f8e4 00000017 R_ARM_RELATIVE │ │ │ │ +0035f8e8 00000017 R_ARM_RELATIVE │ │ │ │ +0035f8ec 00000017 R_ARM_RELATIVE │ │ │ │ +0035f8f0 00000017 R_ARM_RELATIVE │ │ │ │ +0035f8f4 00000017 R_ARM_RELATIVE │ │ │ │ +0035f8f8 00000017 R_ARM_RELATIVE │ │ │ │ +0035f8fc 00000017 R_ARM_RELATIVE │ │ │ │ +0035f900 00000017 R_ARM_RELATIVE │ │ │ │ +0035f904 00000017 R_ARM_RELATIVE │ │ │ │ +0035f908 00000017 R_ARM_RELATIVE │ │ │ │ +0035f910 00000017 R_ARM_RELATIVE │ │ │ │ +0035f914 00000017 R_ARM_RELATIVE │ │ │ │ +0035f918 00000017 R_ARM_RELATIVE │ │ │ │ +0035f91c 00000017 R_ARM_RELATIVE │ │ │ │ +0035f920 00000017 R_ARM_RELATIVE │ │ │ │ +0035f924 00000017 R_ARM_RELATIVE │ │ │ │ +0035f928 00000017 R_ARM_RELATIVE │ │ │ │ +0035f92c 00000017 R_ARM_RELATIVE │ │ │ │ +0035f930 00000017 R_ARM_RELATIVE │ │ │ │ +0035f934 00000017 R_ARM_RELATIVE │ │ │ │ +0035f938 00000017 R_ARM_RELATIVE │ │ │ │ +0035f940 00000017 R_ARM_RELATIVE │ │ │ │ +0035f944 00000017 R_ARM_RELATIVE │ │ │ │ +0035f948 00000017 R_ARM_RELATIVE │ │ │ │ +0035f94c 00000017 R_ARM_RELATIVE │ │ │ │ +0035f950 00000017 R_ARM_RELATIVE │ │ │ │ +0035f954 00000017 R_ARM_RELATIVE │ │ │ │ +0035f958 00000017 R_ARM_RELATIVE │ │ │ │ +0035f95c 00000017 R_ARM_RELATIVE │ │ │ │ +0035f960 00000017 R_ARM_RELATIVE │ │ │ │ +0035f964 00000017 R_ARM_RELATIVE │ │ │ │ +0035f968 00000017 R_ARM_RELATIVE │ │ │ │ +0035f96c 00000017 R_ARM_RELATIVE │ │ │ │ +0035f974 00000017 R_ARM_RELATIVE │ │ │ │ +0035f978 00000017 R_ARM_RELATIVE │ │ │ │ +0035f97c 00000017 R_ARM_RELATIVE │ │ │ │ +0035f980 00000017 R_ARM_RELATIVE │ │ │ │ +0035f984 00000017 R_ARM_RELATIVE │ │ │ │ +0035f988 00000017 R_ARM_RELATIVE │ │ │ │ +0035f98c 00000017 R_ARM_RELATIVE │ │ │ │ +0035f990 00000017 R_ARM_RELATIVE │ │ │ │ +0035f998 00000017 R_ARM_RELATIVE │ │ │ │ +0035f99c 00000017 R_ARM_RELATIVE │ │ │ │ +0035f9a0 00000017 R_ARM_RELATIVE │ │ │ │ +0035f9a4 00000017 R_ARM_RELATIVE │ │ │ │ +0035f9a8 00000017 R_ARM_RELATIVE │ │ │ │ +0035f9ac 00000017 R_ARM_RELATIVE │ │ │ │ +0035f9b0 00000017 R_ARM_RELATIVE │ │ │ │ +0035f9b4 00000017 R_ARM_RELATIVE │ │ │ │ +0035f9b8 00000017 R_ARM_RELATIVE │ │ │ │ +0035f9bc 00000017 R_ARM_RELATIVE │ │ │ │ +0035f9c0 00000017 R_ARM_RELATIVE │ │ │ │ +0035f9c4 00000017 R_ARM_RELATIVE │ │ │ │ +0035f9c8 00000017 R_ARM_RELATIVE │ │ │ │ +0035f9cc 00000017 R_ARM_RELATIVE │ │ │ │ +0035f9d0 00000017 R_ARM_RELATIVE │ │ │ │ +0035f9d4 00000017 R_ARM_RELATIVE │ │ │ │ +0035f9dc 00000017 R_ARM_RELATIVE │ │ │ │ +0035f9e0 00000017 R_ARM_RELATIVE │ │ │ │ +0035f9e4 00000017 R_ARM_RELATIVE │ │ │ │ +0035f9e8 00000017 R_ARM_RELATIVE │ │ │ │ +0035f9ec 00000017 R_ARM_RELATIVE │ │ │ │ +0035f9f0 00000017 R_ARM_RELATIVE │ │ │ │ +0035f9f4 00000017 R_ARM_RELATIVE │ │ │ │ +0035f9f8 00000017 R_ARM_RELATIVE │ │ │ │ +0035f9fc 00000017 R_ARM_RELATIVE │ │ │ │ +0035fa00 00000017 R_ARM_RELATIVE │ │ │ │ +0035fa04 00000017 R_ARM_RELATIVE │ │ │ │ +0035fa08 00000017 R_ARM_RELATIVE │ │ │ │ +0035fa0c 00000017 R_ARM_RELATIVE │ │ │ │ +0035fa10 00000017 R_ARM_RELATIVE │ │ │ │ +0035fa14 00000017 R_ARM_RELATIVE │ │ │ │ +0035fa18 00000017 R_ARM_RELATIVE │ │ │ │ +0035fa1c 00000017 R_ARM_RELATIVE │ │ │ │ +0035fa20 00000017 R_ARM_RELATIVE │ │ │ │ +0035fa24 00000017 R_ARM_RELATIVE │ │ │ │ +0035fa2c 00000017 R_ARM_RELATIVE │ │ │ │ +0035fa30 00000017 R_ARM_RELATIVE │ │ │ │ +0035fa34 00000017 R_ARM_RELATIVE │ │ │ │ +0035fa38 00000017 R_ARM_RELATIVE │ │ │ │ +0035fa3c 00000017 R_ARM_RELATIVE │ │ │ │ +0035fa40 00000017 R_ARM_RELATIVE │ │ │ │ +0035fa44 00000017 R_ARM_RELATIVE │ │ │ │ +0035fa48 00000017 R_ARM_RELATIVE │ │ │ │ +0035fa4c 00000017 R_ARM_RELATIVE │ │ │ │ +0035fa50 00000017 R_ARM_RELATIVE │ │ │ │ +0035fa54 00000017 R_ARM_RELATIVE │ │ │ │ +0035fa58 00000017 R_ARM_RELATIVE │ │ │ │ +0035fa5c 00000017 R_ARM_RELATIVE │ │ │ │ +0035fa60 00000017 R_ARM_RELATIVE │ │ │ │ +0035fa64 00000017 R_ARM_RELATIVE │ │ │ │ +0035fa68 00000017 R_ARM_RELATIVE │ │ │ │ +0035fa6c 00000017 R_ARM_RELATIVE │ │ │ │ +0035fa70 00000017 R_ARM_RELATIVE │ │ │ │ +0035fa74 00000017 R_ARM_RELATIVE │ │ │ │ +0035fa78 00000017 R_ARM_RELATIVE │ │ │ │ +0035fa7c 00000017 R_ARM_RELATIVE │ │ │ │ +0035fa80 00000017 R_ARM_RELATIVE │ │ │ │ +0035fa84 00000017 R_ARM_RELATIVE │ │ │ │ +0035fa88 00000017 R_ARM_RELATIVE │ │ │ │ +0035fa8c 00000017 R_ARM_RELATIVE │ │ │ │ +0035fa90 00000017 R_ARM_RELATIVE │ │ │ │ +0035fa94 00000017 R_ARM_RELATIVE │ │ │ │ +0035fa98 00000017 R_ARM_RELATIVE │ │ │ │ +0035fa9c 00000017 R_ARM_RELATIVE │ │ │ │ +0035faa0 00000017 R_ARM_RELATIVE │ │ │ │ +0035faa8 00000017 R_ARM_RELATIVE │ │ │ │ +0035faac 00000017 R_ARM_RELATIVE │ │ │ │ +0035fab0 00000017 R_ARM_RELATIVE │ │ │ │ +0035fab8 00000017 R_ARM_RELATIVE │ │ │ │ +0035fabc 00000017 R_ARM_RELATIVE │ │ │ │ +0035fac0 00000017 R_ARM_RELATIVE │ │ │ │ +0035fac4 00000017 R_ARM_RELATIVE │ │ │ │ +0035fac8 00000017 R_ARM_RELATIVE │ │ │ │ +0035facc 00000017 R_ARM_RELATIVE │ │ │ │ +0035fad0 00000017 R_ARM_RELATIVE │ │ │ │ +0035fad4 00000017 R_ARM_RELATIVE │ │ │ │ +0035fad8 00000017 R_ARM_RELATIVE │ │ │ │ +0035fadc 00000017 R_ARM_RELATIVE │ │ │ │ +0035fae0 00000017 R_ARM_RELATIVE │ │ │ │ +0035fae4 00000017 R_ARM_RELATIVE │ │ │ │ +0035fae8 00000017 R_ARM_RELATIVE │ │ │ │ +0035faec 00000017 R_ARM_RELATIVE │ │ │ │ +0035faf0 00000017 R_ARM_RELATIVE │ │ │ │ +0035faf4 00000017 R_ARM_RELATIVE │ │ │ │ +0035faf8 00000017 R_ARM_RELATIVE │ │ │ │ +0035fafc 00000017 R_ARM_RELATIVE │ │ │ │ +0035fb00 00000017 R_ARM_RELATIVE │ │ │ │ +0035fb04 00000017 R_ARM_RELATIVE │ │ │ │ +0035fb08 00000017 R_ARM_RELATIVE │ │ │ │ +0035fb0c 00000017 R_ARM_RELATIVE │ │ │ │ +0035fb10 00000017 R_ARM_RELATIVE │ │ │ │ +0035fb14 00000017 R_ARM_RELATIVE │ │ │ │ +0035fb18 00000017 R_ARM_RELATIVE │ │ │ │ +0035fb1c 00000017 R_ARM_RELATIVE │ │ │ │ +0035fb20 00000017 R_ARM_RELATIVE │ │ │ │ +0035fb24 00000017 R_ARM_RELATIVE │ │ │ │ +0035fb28 00000017 R_ARM_RELATIVE │ │ │ │ +0035fb2c 00000017 R_ARM_RELATIVE │ │ │ │ +0035fb30 00000017 R_ARM_RELATIVE │ │ │ │ +0035fb34 00000017 R_ARM_RELATIVE │ │ │ │ +0035fb38 00000017 R_ARM_RELATIVE │ │ │ │ +0035fb3c 00000017 R_ARM_RELATIVE │ │ │ │ +0035fb40 00000017 R_ARM_RELATIVE │ │ │ │ +0035fb44 00000017 R_ARM_RELATIVE │ │ │ │ +0035fb48 00000017 R_ARM_RELATIVE │ │ │ │ +0035fb4c 00000017 R_ARM_RELATIVE │ │ │ │ +0035fb50 00000017 R_ARM_RELATIVE │ │ │ │ +0035fb54 00000017 R_ARM_RELATIVE │ │ │ │ +0035fb58 00000017 R_ARM_RELATIVE │ │ │ │ +0035fb5c 00000017 R_ARM_RELATIVE │ │ │ │ +0035fb60 00000017 R_ARM_RELATIVE │ │ │ │ +0035fb64 00000017 R_ARM_RELATIVE │ │ │ │ +0035fb68 00000017 R_ARM_RELATIVE │ │ │ │ +0035fb6c 00000017 R_ARM_RELATIVE │ │ │ │ +0035fb70 00000017 R_ARM_RELATIVE │ │ │ │ +0035fb74 00000017 R_ARM_RELATIVE │ │ │ │ +0035fb78 00000017 R_ARM_RELATIVE │ │ │ │ +0035fb7c 00000017 R_ARM_RELATIVE │ │ │ │ +0035fb80 00000017 R_ARM_RELATIVE │ │ │ │ +0035fb84 00000017 R_ARM_RELATIVE │ │ │ │ +0035fb88 00000017 R_ARM_RELATIVE │ │ │ │ +0035fb8c 00000017 R_ARM_RELATIVE │ │ │ │ +0035fb90 00000017 R_ARM_RELATIVE │ │ │ │ +0035fb94 00000017 R_ARM_RELATIVE │ │ │ │ +0035fb98 00000017 R_ARM_RELATIVE │ │ │ │ +0035fb9c 00000017 R_ARM_RELATIVE │ │ │ │ +0035fba0 00000017 R_ARM_RELATIVE │ │ │ │ +0035fba4 00000017 R_ARM_RELATIVE │ │ │ │ +0035fba8 00000017 R_ARM_RELATIVE │ │ │ │ +0035fbac 00000017 R_ARM_RELATIVE │ │ │ │ +0035fbb0 00000017 R_ARM_RELATIVE │ │ │ │ +0035fbb4 00000017 R_ARM_RELATIVE │ │ │ │ +0035fbb8 00000017 R_ARM_RELATIVE │ │ │ │ +0035fbbc 00000017 R_ARM_RELATIVE │ │ │ │ +0035fbc0 00000017 R_ARM_RELATIVE │ │ │ │ +0035fbc4 00000017 R_ARM_RELATIVE │ │ │ │ +0035fbc8 00000017 R_ARM_RELATIVE │ │ │ │ +0035fbcc 00000017 R_ARM_RELATIVE │ │ │ │ +0035fbd0 00000017 R_ARM_RELATIVE │ │ │ │ +0035fbd4 00000017 R_ARM_RELATIVE │ │ │ │ +0035fbd8 00000017 R_ARM_RELATIVE │ │ │ │ +0035fbdc 00000017 R_ARM_RELATIVE │ │ │ │ +0035fbe0 00000017 R_ARM_RELATIVE │ │ │ │ +0035fbe4 00000017 R_ARM_RELATIVE │ │ │ │ +0035fbe8 00000017 R_ARM_RELATIVE │ │ │ │ +0035fbec 00000017 R_ARM_RELATIVE │ │ │ │ +0035fbf0 00000017 R_ARM_RELATIVE │ │ │ │ +0035fbf4 00000017 R_ARM_RELATIVE │ │ │ │ +0035fbf8 00000017 R_ARM_RELATIVE │ │ │ │ +0035fbfc 00000017 R_ARM_RELATIVE │ │ │ │ +0035fc04 00000017 R_ARM_RELATIVE │ │ │ │ +0035fc08 00000017 R_ARM_RELATIVE │ │ │ │ +0035fc0c 00000017 R_ARM_RELATIVE │ │ │ │ +0035fc10 00000017 R_ARM_RELATIVE │ │ │ │ +0035fc14 00000017 R_ARM_RELATIVE │ │ │ │ +0035fc18 00000017 R_ARM_RELATIVE │ │ │ │ +0035fc1c 00000017 R_ARM_RELATIVE │ │ │ │ +0035fc20 00000017 R_ARM_RELATIVE │ │ │ │ +0035fc24 00000017 R_ARM_RELATIVE │ │ │ │ +0035fc28 00000017 R_ARM_RELATIVE │ │ │ │ +0035fc2c 00000017 R_ARM_RELATIVE │ │ │ │ +0035fc30 00000017 R_ARM_RELATIVE │ │ │ │ +0035fc34 00000017 R_ARM_RELATIVE │ │ │ │ +0035fc3c 00000017 R_ARM_RELATIVE │ │ │ │ +0035fc40 00000017 R_ARM_RELATIVE │ │ │ │ +0035fc44 00000017 R_ARM_RELATIVE │ │ │ │ +0035fc48 00000017 R_ARM_RELATIVE │ │ │ │ +0035fc4c 00000017 R_ARM_RELATIVE │ │ │ │ +0035fc50 00000017 R_ARM_RELATIVE │ │ │ │ +0035fc54 00000017 R_ARM_RELATIVE │ │ │ │ +0035fc58 00000017 R_ARM_RELATIVE │ │ │ │ +0035fc5c 00000017 R_ARM_RELATIVE │ │ │ │ +0035fc60 00000017 R_ARM_RELATIVE │ │ │ │ +0035fc64 00000017 R_ARM_RELATIVE │ │ │ │ +0035fc68 00000017 R_ARM_RELATIVE │ │ │ │ +0035fc6c 00000017 R_ARM_RELATIVE │ │ │ │ +0035fc70 00000017 R_ARM_RELATIVE │ │ │ │ +0035fc74 00000017 R_ARM_RELATIVE │ │ │ │ +0035fc78 00000017 R_ARM_RELATIVE │ │ │ │ +0035fc7c 00000017 R_ARM_RELATIVE │ │ │ │ +0035fc80 00000017 R_ARM_RELATIVE │ │ │ │ +0035fc84 00000017 R_ARM_RELATIVE │ │ │ │ +0035fc88 00000017 R_ARM_RELATIVE │ │ │ │ +0035fc8c 00000017 R_ARM_RELATIVE │ │ │ │ +0035fc90 00000017 R_ARM_RELATIVE │ │ │ │ +0035fc94 00000017 R_ARM_RELATIVE │ │ │ │ +0035fc98 00000017 R_ARM_RELATIVE │ │ │ │ +0035fc9c 00000017 R_ARM_RELATIVE │ │ │ │ +0035fca0 00000017 R_ARM_RELATIVE │ │ │ │ +0035fca4 00000017 R_ARM_RELATIVE │ │ │ │ +0035fca8 00000017 R_ARM_RELATIVE │ │ │ │ +0035fcb0 00000017 R_ARM_RELATIVE │ │ │ │ +0035fcb4 00000017 R_ARM_RELATIVE │ │ │ │ +0035fcb8 00000017 R_ARM_RELATIVE │ │ │ │ +0035fcbc 00000017 R_ARM_RELATIVE │ │ │ │ +0035fcc0 00000017 R_ARM_RELATIVE │ │ │ │ +0035fcc4 00000017 R_ARM_RELATIVE │ │ │ │ +0035fcc8 00000017 R_ARM_RELATIVE │ │ │ │ +0035fccc 00000017 R_ARM_RELATIVE │ │ │ │ +0035fcd0 00000017 R_ARM_RELATIVE │ │ │ │ +0035fcd4 00000017 R_ARM_RELATIVE │ │ │ │ +0035fcd8 00000017 R_ARM_RELATIVE │ │ │ │ +0035fcdc 00000017 R_ARM_RELATIVE │ │ │ │ +0035fce0 00000017 R_ARM_RELATIVE │ │ │ │ +0035fce4 00000017 R_ARM_RELATIVE │ │ │ │ +0035fce8 00000017 R_ARM_RELATIVE │ │ │ │ +0035fcec 00000017 R_ARM_RELATIVE │ │ │ │ +0035fcf0 00000017 R_ARM_RELATIVE │ │ │ │ +0035fcf4 00000017 R_ARM_RELATIVE │ │ │ │ +0035fcf8 00000017 R_ARM_RELATIVE │ │ │ │ +0035fcfc 00000017 R_ARM_RELATIVE │ │ │ │ +0035fd00 00000017 R_ARM_RELATIVE │ │ │ │ +0035fd04 00000017 R_ARM_RELATIVE │ │ │ │ +0035fd08 00000017 R_ARM_RELATIVE │ │ │ │ +0035fd0c 00000017 R_ARM_RELATIVE │ │ │ │ +0035fd10 00000017 R_ARM_RELATIVE │ │ │ │ +0035fd14 00000017 R_ARM_RELATIVE │ │ │ │ +0035fd1c 00000017 R_ARM_RELATIVE │ │ │ │ +0035fd20 00000017 R_ARM_RELATIVE │ │ │ │ +0035fd24 00000017 R_ARM_RELATIVE │ │ │ │ +0035fd28 00000017 R_ARM_RELATIVE │ │ │ │ +0035fd2c 00000017 R_ARM_RELATIVE │ │ │ │ +0035fd38 00000017 R_ARM_RELATIVE │ │ │ │ +0035fd3c 00000017 R_ARM_RELATIVE │ │ │ │ +0035fd40 00000017 R_ARM_RELATIVE │ │ │ │ +0035fd44 00000017 R_ARM_RELATIVE │ │ │ │ +0035fd48 00000017 R_ARM_RELATIVE │ │ │ │ +0035fd4c 00000017 R_ARM_RELATIVE │ │ │ │ +0035fd50 00000017 R_ARM_RELATIVE │ │ │ │ +0035fd54 00000017 R_ARM_RELATIVE │ │ │ │ +0035fd58 00000017 R_ARM_RELATIVE │ │ │ │ +0035fd5c 00000017 R_ARM_RELATIVE │ │ │ │ +0035fd60 00000017 R_ARM_RELATIVE │ │ │ │ +0035fd64 00000017 R_ARM_RELATIVE │ │ │ │ +0035fd68 00000017 R_ARM_RELATIVE │ │ │ │ +0035fd6c 00000017 R_ARM_RELATIVE │ │ │ │ +0035fd70 00000017 R_ARM_RELATIVE │ │ │ │ +0035fd74 00000017 R_ARM_RELATIVE │ │ │ │ +0035fd78 00000017 R_ARM_RELATIVE │ │ │ │ +0035fd7c 00000017 R_ARM_RELATIVE │ │ │ │ +0035fd80 00000017 R_ARM_RELATIVE │ │ │ │ +0035fd84 00000017 R_ARM_RELATIVE │ │ │ │ +0035fd88 00000017 R_ARM_RELATIVE │ │ │ │ +0035fd8c 00000017 R_ARM_RELATIVE │ │ │ │ +0035fd90 00000017 R_ARM_RELATIVE │ │ │ │ +0035fd94 00000017 R_ARM_RELATIVE │ │ │ │ +0035fd98 00000017 R_ARM_RELATIVE │ │ │ │ +0035fd9c 00000017 R_ARM_RELATIVE │ │ │ │ +0035fda0 00000017 R_ARM_RELATIVE │ │ │ │ +0035fda4 00000017 R_ARM_RELATIVE │ │ │ │ +0035fda8 00000017 R_ARM_RELATIVE │ │ │ │ +0035fdb0 00000017 R_ARM_RELATIVE │ │ │ │ +0035fdb4 00000017 R_ARM_RELATIVE │ │ │ │ +0035fdb8 00000017 R_ARM_RELATIVE │ │ │ │ +0035fdbc 00000017 R_ARM_RELATIVE │ │ │ │ +0035fdc0 00000017 R_ARM_RELATIVE │ │ │ │ +0035fdc4 00000017 R_ARM_RELATIVE │ │ │ │ +0035fdc8 00000017 R_ARM_RELATIVE │ │ │ │ +0035fdd0 00000017 R_ARM_RELATIVE │ │ │ │ +0035fdd4 00000017 R_ARM_RELATIVE │ │ │ │ +0035fdd8 00000017 R_ARM_RELATIVE │ │ │ │ +0035fddc 00000017 R_ARM_RELATIVE │ │ │ │ +0035fde0 00000017 R_ARM_RELATIVE │ │ │ │ +0035fde4 00000017 R_ARM_RELATIVE │ │ │ │ +0035fde8 00000017 R_ARM_RELATIVE │ │ │ │ +0035fdec 00000017 R_ARM_RELATIVE │ │ │ │ +0035fdf0 00000017 R_ARM_RELATIVE │ │ │ │ +0035fdf8 00000017 R_ARM_RELATIVE │ │ │ │ +0035fdfc 00000017 R_ARM_RELATIVE │ │ │ │ +0035fe00 00000017 R_ARM_RELATIVE │ │ │ │ +0035fe04 00000017 R_ARM_RELATIVE │ │ │ │ +0035fe08 00000017 R_ARM_RELATIVE │ │ │ │ +0035fe0c 00000017 R_ARM_RELATIVE │ │ │ │ +0035fe10 00000017 R_ARM_RELATIVE │ │ │ │ +0035fe14 00000017 R_ARM_RELATIVE │ │ │ │ +0035fe18 00000017 R_ARM_RELATIVE │ │ │ │ +0035fe1c 00000017 R_ARM_RELATIVE │ │ │ │ +0035fe20 00000017 R_ARM_RELATIVE │ │ │ │ +0035fe24 00000017 R_ARM_RELATIVE │ │ │ │ +0035fe28 00000017 R_ARM_RELATIVE │ │ │ │ +0035fe2c 00000017 R_ARM_RELATIVE │ │ │ │ +0035fe30 00000017 R_ARM_RELATIVE │ │ │ │ +0035fe34 00000017 R_ARM_RELATIVE │ │ │ │ +0035fe38 00000017 R_ARM_RELATIVE │ │ │ │ +0035fe3c 00000017 R_ARM_RELATIVE │ │ │ │ +0035fe40 00000017 R_ARM_RELATIVE │ │ │ │ +0035fe48 00000017 R_ARM_RELATIVE │ │ │ │ +0035fe4c 00000017 R_ARM_RELATIVE │ │ │ │ +0035fe50 00000017 R_ARM_RELATIVE │ │ │ │ +0035fe54 00000017 R_ARM_RELATIVE │ │ │ │ +0035fe58 00000017 R_ARM_RELATIVE │ │ │ │ +0035fe60 00000017 R_ARM_RELATIVE │ │ │ │ +0035fe64 00000017 R_ARM_RELATIVE │ │ │ │ +0035fe68 00000017 R_ARM_RELATIVE │ │ │ │ +0035fe6c 00000017 R_ARM_RELATIVE │ │ │ │ +0035fe70 00000017 R_ARM_RELATIVE │ │ │ │ +0035fe74 00000017 R_ARM_RELATIVE │ │ │ │ +0035fe78 00000017 R_ARM_RELATIVE │ │ │ │ +0035fe7c 00000017 R_ARM_RELATIVE │ │ │ │ +0035fe80 00000017 R_ARM_RELATIVE │ │ │ │ +0035fe84 00000017 R_ARM_RELATIVE │ │ │ │ +0035fe88 00000017 R_ARM_RELATIVE │ │ │ │ +0035fe8c 00000017 R_ARM_RELATIVE │ │ │ │ +0035fe90 00000017 R_ARM_RELATIVE │ │ │ │ +0035fe94 00000017 R_ARM_RELATIVE │ │ │ │ +0035fe98 00000017 R_ARM_RELATIVE │ │ │ │ +0035fe9c 00000017 R_ARM_RELATIVE │ │ │ │ +0035fea0 00000017 R_ARM_RELATIVE │ │ │ │ +0035fea4 00000017 R_ARM_RELATIVE │ │ │ │ +0035feac 00000017 R_ARM_RELATIVE │ │ │ │ +0035feb0 00000017 R_ARM_RELATIVE │ │ │ │ +0035feb4 00000017 R_ARM_RELATIVE │ │ │ │ +0035feb8 00000017 R_ARM_RELATIVE │ │ │ │ +0035febc 00000017 R_ARM_RELATIVE │ │ │ │ +0035fec0 00000017 R_ARM_RELATIVE │ │ │ │ +0035fec4 00000017 R_ARM_RELATIVE │ │ │ │ +0035fec8 00000017 R_ARM_RELATIVE │ │ │ │ +0035fecc 00000017 R_ARM_RELATIVE │ │ │ │ +0035fed0 00000017 R_ARM_RELATIVE │ │ │ │ +0035fed8 00000017 R_ARM_RELATIVE │ │ │ │ +0035fedc 00000017 R_ARM_RELATIVE │ │ │ │ +0035fee0 00000017 R_ARM_RELATIVE │ │ │ │ +0035fee4 00000017 R_ARM_RELATIVE │ │ │ │ +0035fee8 00000017 R_ARM_RELATIVE │ │ │ │ +0035feec 00000017 R_ARM_RELATIVE │ │ │ │ +0035fef0 00000017 R_ARM_RELATIVE │ │ │ │ +0035fef4 00000017 R_ARM_RELATIVE │ │ │ │ +0035fef8 00000017 R_ARM_RELATIVE │ │ │ │ +0035fefc 00000017 R_ARM_RELATIVE │ │ │ │ +0035ff00 00000017 R_ARM_RELATIVE │ │ │ │ +0035ff04 00000017 R_ARM_RELATIVE │ │ │ │ +0035ff08 00000017 R_ARM_RELATIVE │ │ │ │ +0035ff0c 00000017 R_ARM_RELATIVE │ │ │ │ +0035ff10 00000017 R_ARM_RELATIVE │ │ │ │ +0035ff14 00000017 R_ARM_RELATIVE │ │ │ │ +0035ff18 00000017 R_ARM_RELATIVE │ │ │ │ +0035ff1c 00000017 R_ARM_RELATIVE │ │ │ │ +0035ff20 00000017 R_ARM_RELATIVE │ │ │ │ +0035ff24 00000017 R_ARM_RELATIVE │ │ │ │ +0035ff28 00000017 R_ARM_RELATIVE │ │ │ │ +0035ff2c 00000017 R_ARM_RELATIVE │ │ │ │ +0035ff30 00000017 R_ARM_RELATIVE │ │ │ │ +0035ff34 00000017 R_ARM_RELATIVE │ │ │ │ +0035ff38 00000017 R_ARM_RELATIVE │ │ │ │ +0035ff3c 00000017 R_ARM_RELATIVE │ │ │ │ +0035ff40 00000017 R_ARM_RELATIVE │ │ │ │ +0035ff44 00000017 R_ARM_RELATIVE │ │ │ │ +0035ff48 00000017 R_ARM_RELATIVE │ │ │ │ +0035ff4c 00000017 R_ARM_RELATIVE │ │ │ │ +0035ff50 00000017 R_ARM_RELATIVE │ │ │ │ +0035ff54 00000017 R_ARM_RELATIVE │ │ │ │ +0035ff58 00000017 R_ARM_RELATIVE │ │ │ │ +0035ff5c 00000017 R_ARM_RELATIVE │ │ │ │ +0035ff60 00000017 R_ARM_RELATIVE │ │ │ │ +0035ff64 00000017 R_ARM_RELATIVE │ │ │ │ +0035ff68 00000017 R_ARM_RELATIVE │ │ │ │ +0035ff6c 00000017 R_ARM_RELATIVE │ │ │ │ +0035ff70 00000017 R_ARM_RELATIVE │ │ │ │ +0035ff78 00000017 R_ARM_RELATIVE │ │ │ │ +0035ff80 00000017 R_ARM_RELATIVE │ │ │ │ +0035ff84 00000017 R_ARM_RELATIVE │ │ │ │ +0035ff88 00000017 R_ARM_RELATIVE │ │ │ │ +0035ff8c 00000017 R_ARM_RELATIVE │ │ │ │ +0035ff94 00000017 R_ARM_RELATIVE │ │ │ │ +0035ff98 00000017 R_ARM_RELATIVE │ │ │ │ +0035ff9c 00000017 R_ARM_RELATIVE │ │ │ │ +0035ffa0 00000017 R_ARM_RELATIVE │ │ │ │ +0035ffa4 00000017 R_ARM_RELATIVE │ │ │ │ +0035ffa8 00000017 R_ARM_RELATIVE │ │ │ │ +0035ffac 00000017 R_ARM_RELATIVE │ │ │ │ +0035ffb4 00000017 R_ARM_RELATIVE │ │ │ │ +0035ffb8 00000017 R_ARM_RELATIVE │ │ │ │ +0035ffbc 00000017 R_ARM_RELATIVE │ │ │ │ +0035ffc0 00000017 R_ARM_RELATIVE │ │ │ │ +0035ffc4 00000017 R_ARM_RELATIVE │ │ │ │ +0035ffc8 00000017 R_ARM_RELATIVE │ │ │ │ +0035ffcc 00000017 R_ARM_RELATIVE │ │ │ │ +0035ffd0 00000017 R_ARM_RELATIVE │ │ │ │ +0035ffd4 00000017 R_ARM_RELATIVE │ │ │ │ +0035ffd8 00000017 R_ARM_RELATIVE │ │ │ │ +0035ffdc 00000017 R_ARM_RELATIVE │ │ │ │ +0035ffe0 00000017 R_ARM_RELATIVE │ │ │ │ +0035ffe4 00000017 R_ARM_RELATIVE │ │ │ │ +0035ffe8 00000017 R_ARM_RELATIVE │ │ │ │ +0035ffec 00000017 R_ARM_RELATIVE │ │ │ │ +0035fff0 00000017 R_ARM_RELATIVE │ │ │ │ +0035fff4 00000017 R_ARM_RELATIVE │ │ │ │ +0035fff8 00000017 R_ARM_RELATIVE │ │ │ │ +00360004 00000017 R_ARM_RELATIVE │ │ │ │ +00360008 00000017 R_ARM_RELATIVE │ │ │ │ +0036000c 00000017 R_ARM_RELATIVE │ │ │ │ +00360010 00000017 R_ARM_RELATIVE │ │ │ │ +00360528 00000017 R_ARM_RELATIVE │ │ │ │ +0036052c 00000017 R_ARM_RELATIVE │ │ │ │ +0036057c 00000017 R_ARM_RELATIVE │ │ │ │ +00360580 00000017 R_ARM_RELATIVE │ │ │ │ +00360584 00000017 R_ARM_RELATIVE │ │ │ │ +003605a4 00000017 R_ARM_RELATIVE │ │ │ │ +00360618 00000017 R_ARM_RELATIVE │ │ │ │ +0036061c 00000017 R_ARM_RELATIVE │ │ │ │ +00360620 00000017 R_ARM_RELATIVE │ │ │ │ +00360624 00000017 R_ARM_RELATIVE │ │ │ │ +00360628 00000017 R_ARM_RELATIVE │ │ │ │ +0036062c 00000017 R_ARM_RELATIVE │ │ │ │ +00360630 00000017 R_ARM_RELATIVE │ │ │ │ +00360634 00000017 R_ARM_RELATIVE │ │ │ │ +00360638 00000017 R_ARM_RELATIVE │ │ │ │ +0036063c 00000017 R_ARM_RELATIVE │ │ │ │ +00360640 00000017 R_ARM_RELATIVE │ │ │ │ +00360644 00000017 R_ARM_RELATIVE │ │ │ │ +00360648 00000017 R_ARM_RELATIVE │ │ │ │ +0036064c 00000017 R_ARM_RELATIVE │ │ │ │ +00360650 00000017 R_ARM_RELATIVE │ │ │ │ +00360654 00000017 R_ARM_RELATIVE │ │ │ │ +00360658 00000017 R_ARM_RELATIVE │ │ │ │ +0036065c 00000017 R_ARM_RELATIVE │ │ │ │ +00360660 00000017 R_ARM_RELATIVE │ │ │ │ +00360664 00000017 R_ARM_RELATIVE │ │ │ │ +00360668 00000017 R_ARM_RELATIVE │ │ │ │ +0036066c 00000017 R_ARM_RELATIVE │ │ │ │ +00360670 00000017 R_ARM_RELATIVE │ │ │ │ +00360674 00000017 R_ARM_RELATIVE │ │ │ │ +00360678 00000017 R_ARM_RELATIVE │ │ │ │ +0036067c 00000017 R_ARM_RELATIVE │ │ │ │ +00360680 00000017 R_ARM_RELATIVE │ │ │ │ +00360684 00000017 R_ARM_RELATIVE │ │ │ │ +00360688 00000017 R_ARM_RELATIVE │ │ │ │ +0036068c 00000017 R_ARM_RELATIVE │ │ │ │ +00360690 00000017 R_ARM_RELATIVE │ │ │ │ +00360694 00000017 R_ARM_RELATIVE │ │ │ │ +00360698 00000017 R_ARM_RELATIVE │ │ │ │ +0036069c 00000017 R_ARM_RELATIVE │ │ │ │ +003606a0 00000017 R_ARM_RELATIVE │ │ │ │ +003606a4 00000017 R_ARM_RELATIVE │ │ │ │ +003606a8 00000017 R_ARM_RELATIVE │ │ │ │ +003606ac 00000017 R_ARM_RELATIVE │ │ │ │ +003606b0 00000017 R_ARM_RELATIVE │ │ │ │ +003606b4 00000017 R_ARM_RELATIVE │ │ │ │ +003606bc 00000017 R_ARM_RELATIVE │ │ │ │ +003606c0 00000017 R_ARM_RELATIVE │ │ │ │ +003606c4 00000017 R_ARM_RELATIVE │ │ │ │ +003606c8 00000017 R_ARM_RELATIVE │ │ │ │ +00360794 00000017 R_ARM_RELATIVE │ │ │ │ +00360798 00000017 R_ARM_RELATIVE │ │ │ │ +0036079c 00000017 R_ARM_RELATIVE │ │ │ │ +003607a4 00000017 R_ARM_RELATIVE │ │ │ │ +003607a8 00000017 R_ARM_RELATIVE │ │ │ │ +003607ac 00000017 R_ARM_RELATIVE │ │ │ │ +003607b0 00000017 R_ARM_RELATIVE │ │ │ │ +003607b8 00000017 R_ARM_RELATIVE │ │ │ │ +003607bc 00000017 R_ARM_RELATIVE │ │ │ │ +003607c0 00000017 R_ARM_RELATIVE │ │ │ │ +003607c4 00000017 R_ARM_RELATIVE │ │ │ │ +003607c8 00000017 R_ARM_RELATIVE │ │ │ │ +003607d8 00000017 R_ARM_RELATIVE │ │ │ │ +003607dc 00000017 R_ARM_RELATIVE │ │ │ │ +003607e0 00000017 R_ARM_RELATIVE │ │ │ │ +00367cd8 00000017 R_ARM_RELATIVE │ │ │ │ +00367ce0 00000017 R_ARM_RELATIVE │ │ │ │ +00367cfc 00000017 R_ARM_RELATIVE │ │ │ │ +00367d00 00000017 R_ARM_RELATIVE │ │ │ │ +003681a0 00000017 R_ARM_RELATIVE │ │ │ │ +003681f8 00000017 R_ARM_RELATIVE │ │ │ │ +00368200 00000017 R_ARM_RELATIVE │ │ │ │ +00368208 00000017 R_ARM_RELATIVE │ │ │ │ +00368210 00000017 R_ARM_RELATIVE │ │ │ │ +00368218 00000017 R_ARM_RELATIVE │ │ │ │ +00368220 00000017 R_ARM_RELATIVE │ │ │ │ +00368224 00000017 R_ARM_RELATIVE │ │ │ │ +00368228 00000017 R_ARM_RELATIVE │ │ │ │ +00368230 00000017 R_ARM_RELATIVE │ │ │ │ +00368234 00000017 R_ARM_RELATIVE │ │ │ │ +00368238 00000017 R_ARM_RELATIVE │ │ │ │ +00368240 00000017 R_ARM_RELATIVE │ │ │ │ +00368244 00000017 R_ARM_RELATIVE │ │ │ │ +00368248 00000017 R_ARM_RELATIVE │ │ │ │ +00368250 00000017 R_ARM_RELATIVE │ │ │ │ +00368258 00000017 R_ARM_RELATIVE │ │ │ │ +00368260 00000017 R_ARM_RELATIVE │ │ │ │ +00368268 00000017 R_ARM_RELATIVE │ │ │ │ +00368270 00000017 R_ARM_RELATIVE │ │ │ │ +00368278 00000017 R_ARM_RELATIVE │ │ │ │ +00368280 00000017 R_ARM_RELATIVE │ │ │ │ +00368284 00000017 R_ARM_RELATIVE │ │ │ │ +003682d8 00000017 R_ARM_RELATIVE │ │ │ │ +003682e0 00000017 R_ARM_RELATIVE │ │ │ │ +003682f8 00000017 R_ARM_RELATIVE │ │ │ │ +003682fc 00000017 R_ARM_RELATIVE │ │ │ │ +00368300 00000017 R_ARM_RELATIVE │ │ │ │ +00368304 00000017 R_ARM_RELATIVE │ │ │ │ +0036830c 00000017 R_ARM_RELATIVE │ │ │ │ +00368310 00000017 R_ARM_RELATIVE │ │ │ │ +00368314 00000017 R_ARM_RELATIVE │ │ │ │ +00368318 00000017 R_ARM_RELATIVE │ │ │ │ +0036831c 00000017 R_ARM_RELATIVE │ │ │ │ +00368320 00000017 R_ARM_RELATIVE │ │ │ │ +00368324 00000017 R_ARM_RELATIVE │ │ │ │ +00368328 00000017 R_ARM_RELATIVE │ │ │ │ +00368348 00000017 R_ARM_RELATIVE │ │ │ │ +00368358 00000017 R_ARM_RELATIVE │ │ │ │ +0036835c 00000017 R_ARM_RELATIVE │ │ │ │ +00368360 00000017 R_ARM_RELATIVE │ │ │ │ +00368364 00000017 R_ARM_RELATIVE │ │ │ │ +00368368 00000017 R_ARM_RELATIVE │ │ │ │ +0036836c 00000017 R_ARM_RELATIVE │ │ │ │ +00368370 00000017 R_ARM_RELATIVE │ │ │ │ +00368374 00000017 R_ARM_RELATIVE │ │ │ │ +00368378 00000017 R_ARM_RELATIVE │ │ │ │ +0036837c 00000017 R_ARM_RELATIVE │ │ │ │ +00368380 00000017 R_ARM_RELATIVE │ │ │ │ +00368384 00000017 R_ARM_RELATIVE │ │ │ │ +00368388 00000017 R_ARM_RELATIVE │ │ │ │ +0036838c 00000017 R_ARM_RELATIVE │ │ │ │ +00368390 00000017 R_ARM_RELATIVE │ │ │ │ +00368394 00000017 R_ARM_RELATIVE │ │ │ │ +00368398 00000017 R_ARM_RELATIVE │ │ │ │ +0036839c 00000017 R_ARM_RELATIVE │ │ │ │ +003683a0 00000017 R_ARM_RELATIVE │ │ │ │ +003683a4 00000017 R_ARM_RELATIVE │ │ │ │ +003683a8 00000017 R_ARM_RELATIVE │ │ │ │ +003683ac 00000017 R_ARM_RELATIVE │ │ │ │ +003683b0 00000017 R_ARM_RELATIVE │ │ │ │ +003683b4 00000017 R_ARM_RELATIVE │ │ │ │ +003683b8 00000017 R_ARM_RELATIVE │ │ │ │ +003683bc 00000017 R_ARM_RELATIVE │ │ │ │ +003683c0 00000017 R_ARM_RELATIVE │ │ │ │ +003683cc 00000017 R_ARM_RELATIVE │ │ │ │ +003683d0 00000017 R_ARM_RELATIVE │ │ │ │ +003683d4 00000017 R_ARM_RELATIVE │ │ │ │ +003683d8 00000017 R_ARM_RELATIVE │ │ │ │ +003683e4 00000017 R_ARM_RELATIVE │ │ │ │ +003683e8 00000017 R_ARM_RELATIVE │ │ │ │ +003683ec 00000017 R_ARM_RELATIVE │ │ │ │ +003683f0 00000017 R_ARM_RELATIVE │ │ │ │ +00368408 00000017 R_ARM_RELATIVE │ │ │ │ +0036840c 00000017 R_ARM_RELATIVE │ │ │ │ +00368410 00000017 R_ARM_RELATIVE │ │ │ │ +00368414 00000017 R_ARM_RELATIVE │ │ │ │ +00368418 00000017 R_ARM_RELATIVE │ │ │ │ +0036841c 00000017 R_ARM_RELATIVE │ │ │ │ +00368420 00000017 R_ARM_RELATIVE │ │ │ │ +00368424 00000017 R_ARM_RELATIVE │ │ │ │ +00368428 00000017 R_ARM_RELATIVE │ │ │ │ +0036842c 00000017 R_ARM_RELATIVE │ │ │ │ +00368458 00000017 R_ARM_RELATIVE │ │ │ │ +0036845c 00000017 R_ARM_RELATIVE │ │ │ │ +00368460 00000017 R_ARM_RELATIVE │ │ │ │ +003684f0 00000017 R_ARM_RELATIVE │ │ │ │ +00368530 00000017 R_ARM_RELATIVE │ │ │ │ +00368534 00000017 R_ARM_RELATIVE │ │ │ │ +00368538 00000017 R_ARM_RELATIVE │ │ │ │ +0036853c 00000017 R_ARM_RELATIVE │ │ │ │ +00368540 00000017 R_ARM_RELATIVE │ │ │ │ +00368544 00000017 R_ARM_RELATIVE │ │ │ │ +00368548 00000017 R_ARM_RELATIVE │ │ │ │ +0036854c 00000017 R_ARM_RELATIVE │ │ │ │ +00368550 00000017 R_ARM_RELATIVE │ │ │ │ +00368554 00000017 R_ARM_RELATIVE │ │ │ │ +00368558 00000017 R_ARM_RELATIVE │ │ │ │ +0036855c 00000017 R_ARM_RELATIVE │ │ │ │ +00368560 00000017 R_ARM_RELATIVE │ │ │ │ +00368564 00000017 R_ARM_RELATIVE │ │ │ │ +00368568 00000017 R_ARM_RELATIVE │ │ │ │ +0036856c 00000017 R_ARM_RELATIVE │ │ │ │ +00368574 00000017 R_ARM_RELATIVE │ │ │ │ +003685b4 00000017 R_ARM_RELATIVE │ │ │ │ +003685e4 00000017 R_ARM_RELATIVE │ │ │ │ +00368614 00000017 R_ARM_RELATIVE │ │ │ │ +00368618 00000017 R_ARM_RELATIVE │ │ │ │ +0036861c 00000017 R_ARM_RELATIVE │ │ │ │ +00368620 00000017 R_ARM_RELATIVE │ │ │ │ +00368624 00000017 R_ARM_RELATIVE │ │ │ │ +00368628 00000017 R_ARM_RELATIVE │ │ │ │ +0036862c 00000017 R_ARM_RELATIVE │ │ │ │ +00368630 00000017 R_ARM_RELATIVE │ │ │ │ +00368634 00000017 R_ARM_RELATIVE │ │ │ │ +00368638 00000017 R_ARM_RELATIVE │ │ │ │ +0036863c 00000017 R_ARM_RELATIVE │ │ │ │ +00368640 00000017 R_ARM_RELATIVE │ │ │ │ +00368644 00000017 R_ARM_RELATIVE │ │ │ │ +003686a0 00000017 R_ARM_RELATIVE │ │ │ │ +00368704 00000017 R_ARM_RELATIVE │ │ │ │ +00368708 00000017 R_ARM_RELATIVE │ │ │ │ +00368734 00000017 R_ARM_RELATIVE │ │ │ │ +00368738 00000017 R_ARM_RELATIVE │ │ │ │ +00368760 00000017 R_ARM_RELATIVE │ │ │ │ +0036876c 00000017 R_ARM_RELATIVE │ │ │ │ +00368770 00000017 R_ARM_RELATIVE │ │ │ │ +00355c6c 00036c02 R_ARM_ABS32 00000000 pp_help@LIBPOSTPROC_58 │ │ │ │ +003582f8 0003fd02 R_ARM_ABS32 00000000 glGetError │ │ │ │ +00358320 0003e702 R_ARM_ABS32 00000000 glBegin │ │ │ │ +00358348 0003c602 R_ARM_ABS32 00000000 glEnd │ │ │ │ +00358370 00033402 R_ARM_ABS32 00000000 glViewport │ │ │ │ +00358398 00056402 R_ARM_ABS32 00000000 glLoadMatrixf │ │ │ │ +003583c0 00009002 R_ARM_ABS32 00000000 glClear │ │ │ │ +003583e8 0003ad02 R_ARM_ABS32 00000000 glGenLists │ │ │ │ +00358410 0002d002 R_ARM_ABS32 00000000 glDeleteLists │ │ │ │ +00358438 0000bc02 R_ARM_ABS32 00000000 glNewList │ │ │ │ +00358460 00030002 R_ARM_ABS32 00000000 glEndList │ │ │ │ +00358488 0003d002 R_ARM_ABS32 00000000 glCallList │ │ │ │ +003584b0 00011402 R_ARM_ABS32 00000000 glCallLists │ │ │ │ +003584d8 0001c702 R_ARM_ABS32 00000000 glGenTextures │ │ │ │ +00358500 0003ed02 R_ARM_ABS32 00000000 glDeleteTextures │ │ │ │ +00358528 00019602 R_ARM_ABS32 00000000 glTexEnvi │ │ │ │ +00358550 0000d202 R_ARM_ABS32 00000000 glColor4ub │ │ │ │ +00358578 0002dd02 R_ARM_ABS32 00000000 glClearColor │ │ │ │ +003585a0 00017d02 R_ARM_ABS32 00000000 glClearDepth │ │ │ │ +003585c8 00030702 R_ARM_ABS32 00000000 glDepthFunc │ │ │ │ +003585f0 00035602 R_ARM_ABS32 00000000 glEnable │ │ │ │ +00358618 00051f02 R_ARM_ABS32 00000000 glDisable │ │ │ │ +00358640 00022302 R_ARM_ABS32 00000000 glDrawBuffer │ │ │ │ +00358668 0004a102 R_ARM_ABS32 00000000 glDepthMask │ │ │ │ +00358690 00041102 R_ARM_ABS32 00000000 glBlendFunc │ │ │ │ +003586b8 00030302 R_ARM_ABS32 00000000 glFlush │ │ │ │ +003586e0 0003be02 R_ARM_ABS32 00000000 glFinish │ │ │ │ +00358708 0003e302 R_ARM_ABS32 00000000 glPixelStorei │ │ │ │ +00358730 00004602 R_ARM_ABS32 00000000 glTexImage1D │ │ │ │ +00358758 00054a02 R_ARM_ABS32 00000000 glTexImage2D │ │ │ │ +00358780 0004ec02 R_ARM_ABS32 00000000 glTexSubImage2D │ │ │ │ +003587a8 0003a502 R_ARM_ABS32 00000000 glTexParameteri │ │ │ │ +003587d0 00035702 R_ARM_ABS32 00000000 glTexParameterf │ │ │ │ +003587f8 0004e002 R_ARM_ABS32 00000000 glTexParameterfv │ │ │ │ +00358820 00020902 R_ARM_ABS32 00000000 glTexCoord2f │ │ │ │ +00358848 00034d02 R_ARM_ABS32 00000000 glVertex2f │ │ │ │ +00358870 00044702 R_ARM_ABS32 00000000 glVertex3f │ │ │ │ +00358898 0003fa02 R_ARM_ABS32 00000000 glNormal3f │ │ │ │ +003588c0 00003b02 R_ARM_ABS32 00000000 glLightfv │ │ │ │ +003588e8 0002b802 R_ARM_ABS32 00000000 glColorMaterial │ │ │ │ +00358910 0003b602 R_ARM_ABS32 00000000 glShadeModel │ │ │ │ +00358938 0000de02 R_ARM_ABS32 00000000 glGetIntegerv │ │ │ │ +00358960 00024d02 R_ARM_ABS32 00000000 glGetTexLevelParameteriv │ │ │ │ +00358988 0001af02 R_ARM_ABS32 00000000 glColorMask │ │ │ │ +0035f888 00004415 R_ARM_GLOB_DAT 00000000 g_free │ │ │ │ +0035f89c 00004c15 R_ARM_GLOB_DAT 00000000 aa_displayrecommended@AA_1.4 │ │ │ │ +0035f8d4 00007515 R_ARM_GLOB_DAT 00000000 av_aes_size@LIBAVUTIL_59 │ │ │ │ +0035f90c 00008d15 R_ARM_GLOB_DAT 00000000 close@GLIBC_2.4 │ │ │ │ +0035f93c 0000a415 R_ARM_GLOB_DAT 00000000 g_str_hash │ │ │ │ +0035f970 0000cc15 R_ARM_GLOB_DAT 00000000 speex_wb_mode │ │ │ │ +0035f994 0000df15 R_ARM_GLOB_DAT 00000000 av_sha_size@LIBAVUTIL_59 │ │ │ │ +0035f9d8 00011c15 R_ARM_GLOB_DAT 00000000 stderr@GLIBC_2.4 │ │ │ │ +0035fa28 00016f15 R_ARM_GLOB_DAT 00000000 speex_uwb_mode │ │ │ │ +0035faa4 0001c815 R_ARM_GLOB_DAT 00000000 speex_nb_mode │ │ │ │ +0035fab4 0001ce15 R_ARM_GLOB_DAT 00000000 __gmon_start__ │ │ │ │ +0035fc00 0002a015 R_ARM_GLOB_DAT 00000000 g_utf8_skip │ │ │ │ +0035fc38 0002ce15 R_ARM_GLOB_DAT 00000000 aa_defparams@AA_1.4 │ │ │ │ +0035fcac 00033b15 R_ARM_GLOB_DAT 00000000 g_str_equal │ │ │ │ +0035fd18 00038415 R_ARM_GLOB_DAT 00000000 __cxa_finalize@GLIBC_2.4 │ │ │ │ +0035fd30 00039c15 R_ARM_GLOB_DAT 00000000 stdout@GLIBC_2.4 │ │ │ │ +0035fd34 00039f15 R_ARM_GLOB_DAT 00000000 aa_help@AA_1.4 │ │ │ │ +0035fdac 0003e415 R_ARM_GLOB_DAT 00000000 _ITM_registerTMCloneTable │ │ │ │ +0035fdcc 00040315 R_ARM_GLOB_DAT 00000000 jpeg_resync_to_restart@LIBJPEG_6.2 │ │ │ │ +0035fdf4 00040b15 R_ARM_GLOB_DAT 00000000 aa_defrenderparams@AA_1.4 │ │ │ │ +0035fe44 00044115 R_ARM_GLOB_DAT 00000000 _ITM_deregisterTMCloneTable │ │ │ │ +0035fe5c 00045a15 R_ARM_GLOB_DAT 00000000 gtk_widget_destroyed │ │ │ │ +0035fea8 00049515 R_ARM_GLOB_DAT 00000000 glGetString │ │ │ │ +0035fed4 0004a915 R_ARM_GLOB_DAT 00000000 free@GLIBC_2.4 │ │ │ │ +0035ff74 00051915 R_ARM_GLOB_DAT 00000000 __stack_chk_guard@GLIBC_2.4 │ │ │ │ +0035ff7c 00051b15 R_ARM_GLOB_DAT 00000000 strcmp@GLIBC_2.4 │ │ │ │ +0035ff90 00052015 R_ARM_GLOB_DAT 00000000 avcodec_default_get_buffer2@LIBAVCODEC_61 │ │ │ │ +0035ffb0 00053115 R_ARM_GLOB_DAT 00000000 g_object_unref │ │ │ │ │ │ │ │ -Relocation section '.rel.plt' at offset 0x1ebe4 contains 1364 entries: │ │ │ │ +Relocation section '.rel.plt' at offset 0x1eb74 contains 1359 entries: │ │ │ │ Offset Info Type Sym. Value Symbol's Name │ │ │ │ -0033e2d4 00000316 R_ARM_JUMP_SLOT 00000000 tgetnum@NCURSES6_TINFO_5.0.19991023 │ │ │ │ -0033e2d8 00000416 R_ARM_JUMP_SLOT 00000000 sio_stop │ │ │ │ -0033e2dc 00000516 R_ARM_JUMP_SLOT 00000000 XF86VidModeSetViewPort │ │ │ │ -0033e2e0 00000616 R_ARM_JUMP_SLOT 00000000 dv_decoder_new │ │ │ │ -0033e2e4 00000716 R_ARM_JUMP_SLOT 00000000 av_fifo_freep2@LIBAVUTIL_59 │ │ │ │ -0033e2e8 00000816 R_ARM_JUMP_SLOT 00000000 mpeg2_info │ │ │ │ -0033e2ec 00000916 R_ARM_JUMP_SLOT 00000000 av_fifo_alloc2@LIBAVUTIL_59 │ │ │ │ -0033e2f0 00000a16 R_ARM_JUMP_SLOT 00000000 dv_decode_full_frame │ │ │ │ -0033e2f4 00000b16 R_ARM_JUMP_SLOT 00000000 snd_pcm_sw_params_set_silence_size@ALSA_0.9 │ │ │ │ -0033e2f8 00000c16 R_ARM_JUMP_SLOT 00000000 mpg123_delete │ │ │ │ -0033e2fc 00000d16 R_ARM_JUMP_SLOT 00000000 mmap64@GLIBC_2.4 │ │ │ │ -0033e300 00000e16 R_ARM_JUMP_SLOT 00000000 dvdnav_left_button_select │ │ │ │ -0033e304 00000f16 R_ARM_JUMP_SLOT 00000000 ass_process_data │ │ │ │ -0033e308 00001016 R_ARM_JUMP_SLOT 00000000 g_signal_handlers_unblock_matched │ │ │ │ -0033e30c 00001116 R_ARM_JUMP_SLOT 00000000 g_hash_table_destroy │ │ │ │ -0033e310 00001216 R_ARM_JUMP_SLOT 00000000 sio_revents │ │ │ │ -0033e314 00001316 R_ARM_JUMP_SLOT 00000000 dvdnav_lower_button_select │ │ │ │ -0033e318 00001416 R_ARM_JUMP_SLOT 00000000 bd_select_angle │ │ │ │ -0033e31c 00001516 R_ARM_JUMP_SLOT 00000000 pa_threaded_mainloop_unlock@PULSE_0 │ │ │ │ -0033e320 00001616 R_ARM_JUMP_SLOT 00000000 FT_Set_Char_Size │ │ │ │ -0033e324 00001716 R_ARM_JUMP_SLOT 00000000 XF86VidModeQueryExtension │ │ │ │ -0033e328 00001816 R_ARM_JUMP_SLOT 00000000 enca_charset_name │ │ │ │ -0033e32c 00001916 R_ARM_JUMP_SLOT 00000000 atan2@GLIBC_2.4 │ │ │ │ -0033e330 00001a16 R_ARM_JUMP_SLOT 00000000 mng_putchunk_seek │ │ │ │ -0033e334 00001b16 R_ARM_JUMP_SLOT 00000000 FcPatternDestroy │ │ │ │ -0033e338 00001c16 R_ARM_JUMP_SLOT 00000000 gtk_table_set_row_spacings │ │ │ │ -0033e33c 00001d16 R_ARM_JUMP_SLOT 00000000 NeAACDecGetCurrentConfiguration │ │ │ │ -0033e340 00001e16 R_ARM_JUMP_SLOT 00000000 gdk_pixbuf_get_n_channels │ │ │ │ -0033e344 00001f16 R_ARM_JUMP_SLOT 00000000 swr_convert@LIBSWRESAMPLE_5 │ │ │ │ -0033e348 00002016 R_ARM_JUMP_SLOT 00000000 strstr@GLIBC_2.4 │ │ │ │ -0033e34c 00002116 R_ARM_JUMP_SLOT 00000000 getppid@GLIBC_2.4 │ │ │ │ -0033e350 00002216 R_ARM_JUMP_SLOT 00000000 bs2b_cross_feed_u32be │ │ │ │ -0033e354 00002316 R_ARM_JUMP_SLOT 00000000 exp@GLIBC_2.29 │ │ │ │ -0033e358 00002416 R_ARM_JUMP_SLOT 00000000 GifErrorString │ │ │ │ -0033e35c 00002516 R_ARM_JUMP_SLOT 00000000 __nanosleep64@GLIBC_2.34 │ │ │ │ -0033e360 00002616 R_ARM_JUMP_SLOT 00000000 av_channel_layout_default@LIBAVUTIL_59 │ │ │ │ -0033e364 00002716 R_ARM_JUMP_SLOT 00000000 av_dict_set@LIBAVUTIL_59 │ │ │ │ -0033e368 00002816 R_ARM_JUMP_SLOT 00000000 gtk_notebook_set_tab_label │ │ │ │ -0033e36c 00002916 R_ARM_JUMP_SLOT 00000000 g_strdup_printf │ │ │ │ -0033e370 00002a16 R_ARM_JUMP_SLOT 00000000 ass_free_event │ │ │ │ -0033e374 00002b16 R_ARM_JUMP_SLOT 00000000 sleep@GLIBC_2.4 │ │ │ │ -0033e378 00002c16 R_ARM_JUMP_SLOT 00000000 av_image_fill_linesizes@LIBAVUTIL_59 │ │ │ │ -0033e37c 00002d16 R_ARM_JUMP_SLOT 00000000 sws_freeContext@LIBSWSCALE_8 │ │ │ │ -0033e380 00002e16 R_ARM_JUMP_SLOT 00000000 avformat_write_header@LIBAVFORMAT_61 │ │ │ │ -0033e384 00002f16 R_ARM_JUMP_SLOT 00000000 __isoc99_fscanf@GLIBC_2.7 │ │ │ │ -0033e388 00003016 R_ARM_JUMP_SLOT 00000000 log@GLIBC_2.29 │ │ │ │ -0033e38c 00003116 R_ARM_JUMP_SLOT 00000000 DVDReadBlocks │ │ │ │ -0033e390 00003216 R_ARM_JUMP_SLOT 00000000 sio_setvol │ │ │ │ -0033e394 00003316 R_ARM_JUMP_SLOT 00000000 EGifCloseFile │ │ │ │ -0033e398 00003416 R_ARM_JUMP_SLOT 00000000 snd_pcm_status_get_state@ALSA_0.9 │ │ │ │ -0033e39c 00003516 R_ARM_JUMP_SLOT 00000000 aa_autoinit@AA_1.4 │ │ │ │ -0033e3a0 00003616 R_ARM_JUMP_SLOT 00000000 pa_stream_unref@PULSE_0 │ │ │ │ -0033e3a4 00003716 R_ARM_JUMP_SLOT 00000000 jack_activate │ │ │ │ -0033e3a8 00003816 R_ARM_JUMP_SLOT 00000000 ogg_page_bos │ │ │ │ -0033e3ac 00003916 R_ARM_JUMP_SLOT 00000000 XSetWindowBackgroundPixmap │ │ │ │ -0033e3b0 00003a16 R_ARM_JUMP_SLOT 00000000 g_signal_connect_data │ │ │ │ -0033e3b4 00003c16 R_ARM_JUMP_SLOT 00000000 gtk_check_menu_item_set_active │ │ │ │ -0033e3b8 00003d16 R_ARM_JUMP_SLOT 00000000 alcGetCurrentContext │ │ │ │ -0033e3bc 00003e16 R_ARM_JUMP_SLOT 00000000 av_dict_parse_string@LIBAVUTIL_59 │ │ │ │ -0033e3c0 00003f16 R_ARM_JUMP_SLOT 00000000 avformat_version@LIBAVFORMAT_61 │ │ │ │ -0033e3c4 00004016 R_ARM_JUMP_SLOT 00000000 SDL_DisplayYUVOverlay │ │ │ │ -0033e3c8 00004116 R_ARM_JUMP_SLOT 00000000 gdk_pixbuf_get_width │ │ │ │ -0033e3cc 00004216 R_ARM_JUMP_SLOT 00000000 gtk_text_view_get_buffer │ │ │ │ -0033e3d0 00004316 R_ARM_JUMP_SLOT 00000000 png_set_read_fn@PNG16_0 │ │ │ │ -0033e3d4 00004416 R_ARM_JUMP_SLOT 00000000 g_free │ │ │ │ -0033e3d8 00004516 R_ARM_JUMP_SLOT 00000000 cdio_cddap_close@CDIO_CDDA_2 │ │ │ │ -0033e3dc 00004716 R_ARM_JUMP_SLOT 00000000 dvdnav_mouse_select │ │ │ │ -0033e3e0 00004816 R_ARM_JUMP_SLOT 00000000 gtk_ctree_find_by_row_data_custom │ │ │ │ -0033e3e4 00004916 R_ARM_JUMP_SLOT 00000000 cdio_paranoia_seek@CDIO_PARANOIA_2 │ │ │ │ -0033e3e8 00004a16 R_ARM_JUMP_SLOT 00000000 XDGASync │ │ │ │ -0033e3ec 00004b16 R_ARM_JUMP_SLOT 00000000 gtk_clist_set_pixmap │ │ │ │ -0033e3f0 00004d16 R_ARM_JUMP_SLOT 00000000 gtk_clist_get_text │ │ │ │ -0033e3f4 00004e16 R_ARM_JUMP_SLOT 00000000 dca_init │ │ │ │ -0033e3f8 00004f16 R_ARM_JUMP_SLOT 00000000 mng_set_canvasstyle │ │ │ │ -0033e3fc 00005016 R_ARM_JUMP_SLOT 00000000 av_aes_crypt@LIBAVUTIL_59 │ │ │ │ -0033e400 00005116 R_ARM_JUMP_SLOT 00000000 XOpenDisplay │ │ │ │ -0033e404 00005216 R_ARM_JUMP_SLOT 00000000 snd_pcm_pause@ALSA_0.9 │ │ │ │ -0033e408 00005316 R_ARM_JUMP_SLOT 00000000 __stack_chk_fail@GLIBC_2.4 │ │ │ │ -0033e40c 00005416 R_ARM_JUMP_SLOT 00000000 snd_pcm_hw_params_get_channels@ALSA_0.9.0rc4 │ │ │ │ -0033e410 00005516 R_ARM_JUMP_SLOT 00000000 mng_putchunk_iend │ │ │ │ -0033e414 00005616 R_ARM_JUMP_SLOT 00000000 gtk_icon_theme_load_icon │ │ │ │ -0033e418 00005716 R_ARM_JUMP_SLOT 00000000 XFlush │ │ │ │ -0033e41c 00005816 R_ARM_JUMP_SLOT 00000000 mng_setcb_refresh │ │ │ │ -0033e420 00005916 R_ARM_JUMP_SLOT 00000000 XGetGeometry │ │ │ │ -0033e424 00005a16 R_ARM_JUMP_SLOT 00000000 dvdnav_current_title_info │ │ │ │ -0033e428 00005b16 R_ARM_JUMP_SLOT 00000000 jpeg_simple_progression@LIBJPEG_6.2 │ │ │ │ -0033e42c 00005c16 R_ARM_JUMP_SLOT 00000000 avcodec_open2@LIBAVCODEC_61 │ │ │ │ -0033e430 00005d16 R_ARM_JUMP_SLOT 00000000 av_get_packed_sample_fmt@LIBAVUTIL_59 │ │ │ │ -0033e434 00005e16 R_ARM_JUMP_SLOT 00000000 png_read_end@PNG16_0 │ │ │ │ -0033e438 00005f16 R_ARM_JUMP_SLOT 00000000 FcPatternGetInteger │ │ │ │ -0033e43c 00006016 R_ARM_JUMP_SLOT 00000000 caca_set_dither_algorithm │ │ │ │ -0033e440 00006116 R_ARM_JUMP_SLOT 00000000 SDL_FreeSurface │ │ │ │ -0033e444 00006216 R_ARM_JUMP_SLOT 00000000 glXGetConfig │ │ │ │ -0033e448 00006316 R_ARM_JUMP_SLOT 00000000 av_malloc_array@LIBAVUTIL_59 │ │ │ │ -0033e44c 00006416 R_ARM_JUMP_SLOT 00000000 XGetWMHints │ │ │ │ -0033e450 00006516 R_ARM_JUMP_SLOT 00000000 gtk_button_box_set_layout │ │ │ │ -0033e454 00006616 R_ARM_JUMP_SLOT 00000000 jpeg_read_scanlines@LIBJPEG_6.2 │ │ │ │ -0033e458 00006716 R_ARM_JUMP_SLOT 00000000 __clock_gettime64@GLIBC_2.34 │ │ │ │ -0033e45c 00006816 R_ARM_JUMP_SLOT 00000000 pa_stream_get_index@PULSE_0 │ │ │ │ -0033e460 00006916 R_ARM_JUMP_SLOT 00000000 sws_getDefaultFilter@LIBSWSCALE_8 │ │ │ │ -0033e464 00006a16 R_ARM_JUMP_SLOT 00000000 gtk_text_buffer_get_iter_at_offset │ │ │ │ -0033e468 00006b16 R_ARM_JUMP_SLOT 00000000 SDL_EventState │ │ │ │ -0033e46c 00006c16 R_ARM_JUMP_SLOT 00000000 png_get_color_type@PNG16_0 │ │ │ │ -0033e470 00006d16 R_ARM_JUMP_SLOT 00000000 vorbis_comment_clear@libvorbisidec.so.1 │ │ │ │ -0033e474 00006e16 R_ARM_JUMP_SLOT 00000000 png_set_bgr@PNG16_0 │ │ │ │ -0033e478 00006f16 R_ARM_JUMP_SLOT 00000000 pa_stream_set_latency_update_callback@PULSE_0 │ │ │ │ -0033e47c 00007016 R_ARM_JUMP_SLOT 00000000 __vsprintf_chk@GLIBC_2.4 │ │ │ │ -0033e480 00007116 R_ARM_JUMP_SLOT 00000000 XFreePixmap │ │ │ │ -0033e484 00007216 R_ARM_JUMP_SLOT 00000000 a52_block │ │ │ │ -0033e488 00007316 R_ARM_JUMP_SLOT 00000000 mad_frame_init │ │ │ │ -0033e48c 00007416 R_ARM_JUMP_SLOT 00000000 gtk_ctree_insert_node │ │ │ │ -0033e490 00007616 R_ARM_JUMP_SLOT 00000000 gtk_init │ │ │ │ -0033e494 00007716 R_ARM_JUMP_SLOT 00000000 gtk_combo_box_get_model │ │ │ │ -0033e498 00007816 R_ARM_JUMP_SLOT 00000000 __sprintf_chk@GLIBC_2.4 │ │ │ │ -0033e49c 00007916 R_ARM_JUMP_SLOT 00000000 gtk_ctree_node_get_row_data │ │ │ │ -0033e4a0 00007a16 R_ARM_JUMP_SLOT 00000000 setuid@GLIBC_2.4 │ │ │ │ -0033e4a4 00007b16 R_ARM_JUMP_SLOT 00000000 gtk_image_new_from_pixbuf │ │ │ │ -0033e4a8 00007c16 R_ARM_JUMP_SLOT 00000000 av_fifo_write@LIBAVUTIL_59 │ │ │ │ -0033e4ac 00007d16 R_ARM_JUMP_SLOT 00000000 setenv@GLIBC_2.4 │ │ │ │ -0033e4b0 00007e16 R_ARM_JUMP_SLOT 00000000 mkdir@GLIBC_2.4 │ │ │ │ -0033e4b4 00007f16 R_ARM_JUMP_SLOT 00000000 snd_mixer_selem_has_playback_volume_joined@ALSA_0.9 │ │ │ │ -0033e4b8 00008016 R_ARM_JUMP_SLOT 00000000 avio_close@LIBAVFORMAT_61 │ │ │ │ -0033e4bc 00008116 R_ARM_JUMP_SLOT 00000000 EGifPutExtensionBlock │ │ │ │ -0033e4c0 00008216 R_ARM_JUMP_SLOT 00000000 alBufferData │ │ │ │ -0033e4c4 00008316 R_ARM_JUMP_SLOT 00000000 dvdnav_wait_skip │ │ │ │ -0033e4c8 00008416 R_ARM_JUMP_SLOT 00000000 av_fifo_read_to_cb@LIBAVUTIL_59 │ │ │ │ -0033e4cc 00008516 R_ARM_JUMP_SLOT 00000000 pp_postprocess@LIBPOSTPROC_58 │ │ │ │ -0033e4d0 00008616 R_ARM_JUMP_SLOT 00000000 DVDDiscID │ │ │ │ -0033e4d4 00008716 R_ARM_JUMP_SLOT 00000000 dvdnav_audio_stream_to_lang │ │ │ │ -0033e4d8 00008816 R_ARM_JUMP_SLOT 00000000 gtk_window_set_resizable │ │ │ │ -0033e4dc 00008916 R_ARM_JUMP_SLOT 00000000 gtk_check_button_new_with_label │ │ │ │ -0033e4e0 00008a16 R_ARM_JUMP_SLOT 00000000 XSync │ │ │ │ -0033e4e4 00008b16 R_ARM_JUMP_SLOT 00000000 av_md5_update@LIBAVUTIL_59 │ │ │ │ -0033e4e8 00008c16 R_ARM_JUMP_SLOT 00000000 sio_start │ │ │ │ -0033e4ec 00008d16 R_ARM_JUMP_SLOT 00000000 close@GLIBC_2.4 │ │ │ │ -0033e4f0 00008e16 R_ARM_JUMP_SLOT 00000000 sendto@GLIBC_2.4 │ │ │ │ -0033e4f4 00008f16 R_ARM_JUMP_SLOT 00000000 ass_alloc_style │ │ │ │ -0033e4f8 00009016 R_ARM_JUMP_SLOT 00000000 glClear │ │ │ │ -0033e4fc 00009116 R_ARM_JUMP_SLOT 00000000 jack_client_close │ │ │ │ -0033e500 00009216 R_ARM_JUMP_SLOT 00000000 snd_lib_error_set_handler@ALSA_0.9 │ │ │ │ -0033e504 00009316 R_ARM_JUMP_SLOT 00000000 snd_mixer_selem_has_playback_switch@ALSA_0.9 │ │ │ │ -0033e508 00009416 R_ARM_JUMP_SLOT 00000000 dv_decoder_free │ │ │ │ -0033e50c 00009516 R_ARM_JUMP_SLOT 00000000 snd_pcm_hw_params_can_pause@ALSA_0.9 │ │ │ │ -0033e510 00009616 R_ARM_JUMP_SLOT 00000000 DVDUDFVolumeInfo │ │ │ │ -0033e514 00009716 R_ARM_JUMP_SLOT 00000000 bs2b_get_level_fcut │ │ │ │ -0033e518 00009816 R_ARM_JUMP_SLOT 00000000 gtk_ctree_new │ │ │ │ -0033e51c 00009916 R_ARM_JUMP_SLOT 00000000 gtk_window_set_position │ │ │ │ -0033e520 00009a16 R_ARM_JUMP_SLOT 00000000 ass_process_force_style │ │ │ │ -0033e524 00009b16 R_ARM_JUMP_SLOT 00000000 av_free@LIBAVUTIL_59 │ │ │ │ -0033e528 00009c16 R_ARM_JUMP_SLOT 00000000 gtk_combo_box_get_type │ │ │ │ -0033e52c 00009d16 R_ARM_JUMP_SLOT 00000000 mad_stream_finish │ │ │ │ -0033e530 00009e16 R_ARM_JUMP_SLOT 00000000 XUngrabKeyboard │ │ │ │ -0033e534 00009f16 R_ARM_JUMP_SLOT 00000000 XCreateGC │ │ │ │ -0033e538 0000a016 R_ARM_JUMP_SLOT 00000000 cdio_cddap_verbose_set@CDIO_CDDA_2 │ │ │ │ -0033e53c 0000a116 R_ARM_JUMP_SLOT 00000000 avio_read@LIBAVFORMAT_61 │ │ │ │ -0033e540 0000a216 R_ARM_JUMP_SLOT 00000000 gtk_clist_remove │ │ │ │ -0033e544 0000a316 R_ARM_JUMP_SLOT 00000000 av_strcasecmp@LIBAVUTIL_59 │ │ │ │ -0033e548 0000a516 R_ARM_JUMP_SLOT 00000000 ogg_stream_pagein │ │ │ │ -0033e54c 0000a616 R_ARM_JUMP_SLOT 00000000 DPMSDisable │ │ │ │ -0033e550 0000a716 R_ARM_JUMP_SLOT 00000000 dvdnav_get_audio_logical_stream │ │ │ │ -0033e554 0000a816 R_ARM_JUMP_SLOT 00000000 speex_bits_read_from │ │ │ │ -0033e558 0000a916 R_ARM_JUMP_SLOT 00000000 pa_sample_spec_valid@PULSE_0 │ │ │ │ -0033e55c 0000aa16 R_ARM_JUMP_SLOT 00000000 __ctime64@GLIBC_2.34 │ │ │ │ -0033e560 0000ab16 R_ARM_JUMP_SLOT 00000000 gtk_hscale_new │ │ │ │ -0033e564 0000ac16 R_ARM_JUMP_SLOT 00000000 dvdnav_title_play │ │ │ │ -0033e568 0000ad16 R_ARM_JUMP_SLOT 00000000 snd_pcm_sw_params_current@ALSA_0.9 │ │ │ │ -0033e56c 0000ae16 R_ARM_JUMP_SLOT 00000000 gtk_notebook_get_current_page │ │ │ │ -0033e570 0000af16 R_ARM_JUMP_SLOT 00000000 __ioctl_time64@GLIBC_2.34 │ │ │ │ -0033e574 0000b016 R_ARM_JUMP_SLOT 00000000 ass_read_styles │ │ │ │ -0033e578 0000b116 R_ARM_JUMP_SLOT 00000000 gtk_menu_popup │ │ │ │ -0033e57c 0000b216 R_ARM_JUMP_SLOT 00000000 __memcpy_chk@GLIBC_2.4 │ │ │ │ -0033e580 0000b316 R_ARM_JUMP_SLOT 00000000 gdk_pixbuf_get_height │ │ │ │ -0033e584 0000b416 R_ARM_JUMP_SLOT 00000000 sws_normalizeVec@LIBSWSCALE_8 │ │ │ │ -0033e588 0000b516 R_ARM_JUMP_SLOT 00000000 XShmGetEventBase │ │ │ │ -0033e58c 0000b616 R_ARM_JUMP_SLOT 00000000 a52_frame │ │ │ │ -0033e590 0000b716 R_ARM_JUMP_SLOT 00000000 sws_getCachedContext@LIBSWSCALE_8 │ │ │ │ -0033e594 0000b816 R_ARM_JUMP_SLOT 00000000 bs2b_close │ │ │ │ -0033e598 0000b916 R_ARM_JUMP_SLOT 00000000 EGifSetGifVersion │ │ │ │ -0033e59c 0000ba16 R_ARM_JUMP_SLOT 00000000 caca_free_dither │ │ │ │ -0033e5a0 0000bb16 R_ARM_JUMP_SLOT 00000000 gtk_widget_add_accelerator │ │ │ │ -0033e5a4 0000bd16 R_ARM_JUMP_SLOT 00000000 gtk_scrolled_window_new │ │ │ │ -0033e5a8 0000be16 R_ARM_JUMP_SLOT 00000000 mpg123_info2 │ │ │ │ -0033e5ac 0000bf16 R_ARM_JUMP_SLOT 00000000 gdk_pixbuf_new_from_inline │ │ │ │ -0033e5b0 0000c016 R_ARM_JUMP_SLOT 00000000 avio_open2@LIBAVFORMAT_61 │ │ │ │ -0033e5b4 0000c116 R_ARM_JUMP_SLOT 00000000 poll@GLIBC_2.4 │ │ │ │ -0033e5b8 0000c216 R_ARM_JUMP_SLOT 00000000 sws_freeFilter@LIBSWSCALE_8 │ │ │ │ -0033e5bc 0000c316 R_ARM_JUMP_SLOT 00000000 mpg123_strerror │ │ │ │ -0033e5c0 0000c416 R_ARM_JUMP_SLOT 00000000 pa_operation_unref@PULSE_0 │ │ │ │ -0033e5c4 0000c516 R_ARM_JUMP_SLOT 00000000 strdup@GLIBC_2.4 │ │ │ │ -0033e5c8 0000c616 R_ARM_JUMP_SLOT 00000000 chdir@GLIBC_2.4 │ │ │ │ -0033e5cc 0000c716 R_ARM_JUMP_SLOT 00000000 av_md5_init@LIBAVUTIL_59 │ │ │ │ -0033e5d0 0000c816 R_ARM_JUMP_SLOT 00000000 bs2b_set_srate │ │ │ │ -0033e5d4 0000c916 R_ARM_JUMP_SLOT 00000000 FT_Get_Next_Char │ │ │ │ -0033e5d8 0000ca16 R_ARM_JUMP_SLOT 00000000 getpid@GLIBC_2.4 │ │ │ │ -0033e5dc 0000cb16 R_ARM_JUMP_SLOT 00000000 ass_render_frame │ │ │ │ -0033e5e0 0000cd16 R_ARM_JUMP_SLOT 00000000 alcCloseDevice │ │ │ │ -0033e5e4 0000ce16 R_ARM_JUMP_SLOT 00000000 eglTerminate │ │ │ │ -0033e5e8 0000cf16 R_ARM_JUMP_SLOT 00000000 av_fifo_can_read@LIBAVUTIL_59 │ │ │ │ -0033e5ec 0000d016 R_ARM_JUMP_SLOT 00000000 png_set_sig_bytes@PNG16_0 │ │ │ │ -0033e5f0 0000d116 R_ARM_JUMP_SLOT 00000000 av_pix_fmt_desc_get@LIBAVUTIL_59 │ │ │ │ -0033e5f4 0000d316 R_ARM_JUMP_SLOT 00000000 av_frame_free@LIBAVUTIL_59 │ │ │ │ -0033e5f8 0000d416 R_ARM_JUMP_SLOT 00000000 pp_free_context@LIBPOSTPROC_58 │ │ │ │ -0033e5fc 0000d516 R_ARM_JUMP_SLOT 00000000 aa_fastrender@AA_1.4 │ │ │ │ -0033e600 0000d616 R_ARM_JUMP_SLOT 00000000 floor@GLIBC_2.4 │ │ │ │ -0033e604 0000d716 R_ARM_JUMP_SLOT 00000000 bs2b_cross_feed_s8 │ │ │ │ -0033e608 0000d816 R_ARM_JUMP_SLOT 00000000 av_write_frame@LIBAVFORMAT_61 │ │ │ │ -0033e60c 0000d916 R_ARM_JUMP_SLOT 00000000 SDL_GetVideoInfo │ │ │ │ -0033e610 0000da16 R_ARM_JUMP_SLOT 00000000 caca_put_str │ │ │ │ -0033e614 0000db16 R_ARM_JUMP_SLOT 00000000 FT_Done_Face │ │ │ │ -0033e618 0000dc16 R_ARM_JUMP_SLOT 00000000 gtk_accel_group_new │ │ │ │ -0033e61c 0000dd16 R_ARM_JUMP_SLOT 00000000 mpg123_close │ │ │ │ -0033e620 0000de16 R_ARM_JUMP_SLOT 00000000 mpg123_decode_frame_64 │ │ │ │ -0033e624 0000e116 R_ARM_JUMP_SLOT 00000000 avio_seek@LIBAVFORMAT_61 │ │ │ │ -0033e628 0000e216 R_ARM_JUMP_SLOT 00000000 dlopen@GLIBC_2.34 │ │ │ │ -0033e62c 0000e316 R_ARM_JUMP_SLOT 00000000 sqrtf@GLIBC_2.4 │ │ │ │ -0033e630 0000e416 R_ARM_JUMP_SLOT 00000000 dup@GLIBC_2.4 │ │ │ │ -0033e634 0000e516 R_ARM_JUMP_SLOT 00000000 ass_renderer_done │ │ │ │ -0033e638 0000e616 R_ARM_JUMP_SLOT 00000000 snd_asoundlib_version@ALSA_0.9 │ │ │ │ -0033e63c 0000e716 R_ARM_JUMP_SLOT 00000000 alGenBuffers │ │ │ │ -0033e640 0000e816 R_ARM_JUMP_SLOT 00000000 mad_frame_finish │ │ │ │ -0033e644 0000e916 R_ARM_JUMP_SLOT 00000000 gtk_editable_set_editable │ │ │ │ -0033e648 0000ea16 R_ARM_JUMP_SLOT 00000000 munmap@GLIBC_2.4 │ │ │ │ -0033e64c 0000eb16 R_ARM_JUMP_SLOT 00000000 av_log2@LIBAVUTIL_59 │ │ │ │ -0033e650 0000ec16 R_ARM_JUMP_SLOT 00000000 SDL_UnlockAudio │ │ │ │ -0033e654 0000ed16 R_ARM_JUMP_SLOT 00000000 _setjmp@GLIBC_2.4 │ │ │ │ -0033e658 0000ee16 R_ARM_JUMP_SLOT 00000000 fflush@GLIBC_2.4 │ │ │ │ -0033e65c 0000ef16 R_ARM_JUMP_SLOT 00000000 XFree │ │ │ │ -0033e660 0000f016 R_ARM_JUMP_SLOT 00000000 XNextEvent │ │ │ │ -0033e664 0000f116 R_ARM_JUMP_SLOT 00000000 gtk_combo_box_text_new_with_entry │ │ │ │ -0033e668 0000f216 R_ARM_JUMP_SLOT 00000000 mpg123_feed │ │ │ │ -0033e66c 0000f316 R_ARM_JUMP_SLOT 00000000 DVDISOVolumeInfo │ │ │ │ -0033e670 0000f416 R_ARM_JUMP_SLOT 00000000 __memmove_chk@GLIBC_2.4 │ │ │ │ -0033e674 0000f516 R_ARM_JUMP_SLOT 00000000 ass_set_hinting │ │ │ │ -0033e678 0000f616 R_ARM_JUMP_SLOT 00000000 mad_synth_frame │ │ │ │ -0033e67c 0000f716 R_ARM_JUMP_SLOT 00000000 XShapeQueryExtension │ │ │ │ -0033e680 0000f816 R_ARM_JUMP_SLOT 00000000 XSetWindowBackground │ │ │ │ -0033e684 0000f916 R_ARM_JUMP_SLOT 00000000 avformat_open_input@LIBAVFORMAT_61 │ │ │ │ -0033e688 0000fa16 R_ARM_JUMP_SLOT 00000000 avcodec_send_packet@LIBAVCODEC_61 │ │ │ │ -0033e68c 0000fb16 R_ARM_JUMP_SLOT 00000000 __shmctl64@GLIBC_2.34 │ │ │ │ -0033e690 0000fc16 R_ARM_JUMP_SLOT 00000000 snd_mixer_selem_get_name@ALSA_0.9 │ │ │ │ -0033e694 0000fd16 R_ARM_JUMP_SLOT 00000000 jpeg_std_error@LIBJPEG_6.2 │ │ │ │ -0033e698 0000fe16 R_ARM_JUMP_SLOT 00000000 snd_pcm_format_physical_width@ALSA_0.9 │ │ │ │ -0033e69c 0000ff16 R_ARM_JUMP_SLOT 00000000 jpeg_CreateCompress@LIBJPEG_6.2 │ │ │ │ -0033e6a0 00010016 R_ARM_JUMP_SLOT 00000000 XUnmapWindow │ │ │ │ -0033e6a4 00010116 R_ARM_JUMP_SLOT 00000000 pa_cvolume_set@PULSE_0 │ │ │ │ -0033e6a8 00010216 R_ARM_JUMP_SLOT 00000000 __snprintf_chk@GLIBC_2.4 │ │ │ │ -0033e6ac 00010316 R_ARM_JUMP_SLOT 00000000 XWithdrawWindow │ │ │ │ -0033e6b0 00010416 R_ARM_JUMP_SLOT 00000000 a52_dynrng │ │ │ │ -0033e6b4 00010516 R_ARM_JUMP_SLOT 00000000 NeAACDecSetConfiguration │ │ │ │ -0033e6b8 00010616 R_ARM_JUMP_SLOT 00000000 ass_flush_events │ │ │ │ -0033e6bc 00010716 R_ARM_JUMP_SLOT 00000000 sio_nfds │ │ │ │ -0033e6c0 00010816 R_ARM_JUMP_SLOT 00000000 snd_mixer_selem_has_playback_volume@ALSA_0.9 │ │ │ │ -0033e6c4 00010916 R_ARM_JUMP_SLOT 00000000 swr_init@LIBSWRESAMPLE_5 │ │ │ │ -0033e6c8 00010a16 R_ARM_JUMP_SLOT 00000000 av_buffer_unref@LIBAVUTIL_59 │ │ │ │ -0033e6cc 00010b16 R_ARM_JUMP_SLOT 00000000 FcInit │ │ │ │ -0033e6d0 00010c16 R_ARM_JUMP_SLOT 00000000 XF86VidModeGetAllModeLines │ │ │ │ -0033e6d4 00010d16 R_ARM_JUMP_SLOT 00000000 SDL_WasInit │ │ │ │ -0033e6d8 00010e16 R_ARM_JUMP_SLOT 00000000 gethostbyname2@GLIBC_2.4 │ │ │ │ -0033e6dc 00010f16 R_ARM_JUMP_SLOT 00000000 cdio_destroy@CDIO_19 │ │ │ │ -0033e6e0 00011016 R_ARM_JUMP_SLOT 00000000 sio_setpar │ │ │ │ -0033e6e4 00011116 R_ARM_JUMP_SLOT 00000000 EGifPutScreenDesc │ │ │ │ -0033e6e8 00011216 R_ARM_JUMP_SLOT 00000000 NeAACDecDecode │ │ │ │ -0033e6ec 00011316 R_ARM_JUMP_SLOT 00000000 gtk_events_pending │ │ │ │ -0033e6f0 00011416 R_ARM_JUMP_SLOT 00000000 mad_stream_init │ │ │ │ -0033e6f4 00011616 R_ARM_JUMP_SLOT 00000000 srand@GLIBC_2.4 │ │ │ │ -0033e6f8 00011716 R_ARM_JUMP_SLOT 00000000 snd_pcm_sw_params_set_start_threshold@ALSA_0.9 │ │ │ │ -0033e6fc 00011816 R_ARM_JUMP_SLOT 00000000 pa_stream_disconnect@PULSE_0 │ │ │ │ -0033e700 00011916 R_ARM_JUMP_SLOT 00000000 png_create_read_struct@PNG16_0 │ │ │ │ -0033e704 00011a16 R_ARM_JUMP_SLOT 00000000 av_stream_get_side_data@LIBAVFORMAT_61 │ │ │ │ -0033e708 00011b16 R_ARM_JUMP_SLOT 00000000 jack_get_buffer_size │ │ │ │ -0033e70c 00011c16 R_ARM_JUMP_SLOT 00000000 FT_Done_FreeType │ │ │ │ -0033e710 00011e16 R_ARM_JUMP_SLOT 00000000 ass_free_track │ │ │ │ -0033e714 00011f16 R_ARM_JUMP_SLOT 00000000 eglCreateWindowSurface │ │ │ │ -0033e718 00012016 R_ARM_JUMP_SLOT 00000000 smbc_init@SMBCLIENT_0.1.0 │ │ │ │ -0033e71c 00012116 R_ARM_JUMP_SLOT 00000000 alSourceQueueBuffers │ │ │ │ -0033e720 00012216 R_ARM_JUMP_SLOT 00000000 dlclose@GLIBC_2.34 │ │ │ │ -0033e724 00012316 R_ARM_JUMP_SLOT 00000000 XSetWMHints │ │ │ │ -0033e728 00012416 R_ARM_JUMP_SLOT 00000000 lrintf@GLIBC_2.4 │ │ │ │ -0033e72c 00012516 R_ARM_JUMP_SLOT 00000000 dvdnav_upper_button_select │ │ │ │ -0033e730 00012616 R_ARM_JUMP_SLOT 00000000 snd_pcm_hw_params_set_access@ALSA_0.9 │ │ │ │ -0033e734 00012716 R_ARM_JUMP_SLOT 00000000 gtk_table_new │ │ │ │ -0033e738 00012816 R_ARM_JUMP_SLOT 00000000 avio_flush@LIBAVFORMAT_61 │ │ │ │ -0033e73c 00012916 R_ARM_JUMP_SLOT 00000000 XvListImageFormats │ │ │ │ -0033e740 00012a16 R_ARM_JUMP_SLOT 00000000 av_freep@LIBAVUTIL_59 │ │ │ │ -0033e744 00012b16 R_ARM_JUMP_SLOT 00000000 gtk_ctree_expand │ │ │ │ -0033e748 00012c16 R_ARM_JUMP_SLOT 00000000 ass_library_init │ │ │ │ -0033e74c 00012d16 R_ARM_JUMP_SLOT 00000000 gtk_menu_item_new │ │ │ │ -0033e750 00012e16 R_ARM_JUMP_SLOT 00000000 XMatchVisualInfo │ │ │ │ -0033e754 00012f16 R_ARM_JUMP_SLOT 00000000 vorbis_synthesis_blockin@libvorbisidec.so.1 │ │ │ │ -0033e758 00013016 R_ARM_JUMP_SLOT 00000000 gtk_spin_button_new │ │ │ │ -0033e75c 00013116 R_ARM_JUMP_SLOT 00000000 bindtextdomain@GLIBC_2.4 │ │ │ │ -0033e760 00013216 R_ARM_JUMP_SLOT 00000000 FcPatternGetString │ │ │ │ -0033e764 00013316 R_ARM_JUMP_SLOT 00000000 snd_pcm_status_get_trigger_tstamp@ALSA_0.9 │ │ │ │ -0033e768 00013416 R_ARM_JUMP_SLOT 00000000 mpg123_new │ │ │ │ -0033e76c 00013516 R_ARM_JUMP_SLOT 00000000 execl@GLIBC_2.4 │ │ │ │ -0033e770 00013616 R_ARM_JUMP_SLOT 00000000 bd_get_title_info │ │ │ │ -0033e774 00013716 R_ARM_JUMP_SLOT 00000000 inet_pton@GLIBC_2.4 │ │ │ │ -0033e778 00013816 R_ARM_JUMP_SLOT 00000000 gtk_clist_freeze │ │ │ │ -0033e77c 00013916 R_ARM_JUMP_SLOT 00000000 XCheckTypedWindowEvent │ │ │ │ -0033e780 00013a16 R_ARM_JUMP_SLOT 00000000 sws_getColorspaceDetails@LIBSWSCALE_8 │ │ │ │ -0033e784 00013b16 R_ARM_JUMP_SLOT 00000000 AuSetElements │ │ │ │ -0033e788 00013c16 R_ARM_JUMP_SLOT 00000000 lirc_freeconfig │ │ │ │ -0033e78c 00013d16 R_ARM_JUMP_SLOT 00000000 mpg123_plain_strerror │ │ │ │ -0033e790 00013e16 R_ARM_JUMP_SLOT 00000000 pthread_create@GLIBC_2.34 │ │ │ │ -0033e794 00013f16 R_ARM_JUMP_SLOT 00000000 alSourceUnqueueBuffers │ │ │ │ -0033e798 00014016 R_ARM_JUMP_SLOT 00000000 dvdnav_spu_stream_to_lang │ │ │ │ -0033e79c 00014116 R_ARM_JUMP_SLOT 00000000 lseek64@GLIBC_2.4 │ │ │ │ -0033e7a0 00014216 R_ARM_JUMP_SLOT 00000000 caca_dither_bitmap │ │ │ │ -0033e7a4 00014316 R_ARM_JUMP_SLOT 00000000 XDGASetMode │ │ │ │ -0033e7a8 00014416 R_ARM_JUMP_SLOT 00000000 XvCreateImage │ │ │ │ -0033e7ac 00014516 R_ARM_JUMP_SLOT 00000000 strrchr@GLIBC_2.4 │ │ │ │ -0033e7b0 00014616 R_ARM_JUMP_SLOT 00000000 ogg_sync_buffer │ │ │ │ -0033e7b4 00014716 R_ARM_JUMP_SLOT 00000000 dvdnav_close │ │ │ │ -0033e7b8 00014816 R_ARM_JUMP_SLOT 00000000 sws_scaleVec@LIBSWSCALE_8 │ │ │ │ -0033e7bc 00014916 R_ARM_JUMP_SLOT 00000000 g_strdup │ │ │ │ -0033e7c0 00014a16 R_ARM_JUMP_SLOT 00000000 av_packet_free@LIBAVCODEC_61 │ │ │ │ -0033e7c4 00014b16 R_ARM_JUMP_SLOT 00000000 recvfrom@GLIBC_2.4 │ │ │ │ -0033e7c8 00014c16 R_ARM_JUMP_SLOT 00000000 fgetc@GLIBC_2.4 │ │ │ │ -0033e7cc 00014d16 R_ARM_JUMP_SLOT 00000000 cdio_cddap_speed_set@CDIO_CDDA_2 │ │ │ │ -0033e7d0 00014e16 R_ARM_JUMP_SLOT 00000000 alcGetContextsDevice │ │ │ │ -0033e7d4 00014f16 R_ARM_JUMP_SLOT 00000000 pa_stream_set_state_callback@PULSE_0 │ │ │ │ -0033e7d8 00015016 R_ARM_JUMP_SLOT 00000000 gtk_adjustment_value_changed │ │ │ │ -0033e7dc 00015116 R_ARM_JUMP_SLOT 00000000 jpeg_read_header@LIBJPEG_6.2 │ │ │ │ -0033e7e0 00015216 R_ARM_JUMP_SLOT 00000000 mng_setcb_processheader │ │ │ │ -0033e7e4 00015316 R_ARM_JUMP_SLOT 00000000 readdir64@GLIBC_2.4 │ │ │ │ -0033e7e8 00015416 R_ARM_JUMP_SLOT 00000000 aa_hidecursor@AA_1.4 │ │ │ │ -0033e7ec 00015516 R_ARM_JUMP_SLOT 00000000 caca_create_dither │ │ │ │ -0033e7f0 00015616 R_ARM_JUMP_SLOT 00000000 g_malloc │ │ │ │ -0033e7f4 00015716 R_ARM_JUMP_SLOT 00000000 __glob64_time64@GLIBC_2.34 │ │ │ │ -0033e7f8 00015816 R_ARM_JUMP_SLOT 00000000 smbc_open@SMBCLIENT_0.1.0 │ │ │ │ -0033e7fc 00015916 R_ARM_JUMP_SLOT 00000000 gtk_widget_set_sensitive │ │ │ │ -0033e800 00015a16 R_ARM_JUMP_SLOT 00000000 msync@GLIBC_2.4 │ │ │ │ -0033e804 00015b16 R_ARM_JUMP_SLOT 00000000 dvdnav_get_current_highlight │ │ │ │ -0033e808 00015c16 R_ARM_JUMP_SLOT 00000000 aa_render@AA_1.4 │ │ │ │ -0033e80c 00015d16 R_ARM_JUMP_SLOT 00000000 mng_get_userdata │ │ │ │ -0033e810 00015e16 R_ARM_JUMP_SLOT 00000000 dca_syncinfo │ │ │ │ -0033e814 00015f16 R_ARM_JUMP_SLOT 00000000 SDL_EnableKeyRepeat │ │ │ │ -0033e818 00016016 R_ARM_JUMP_SLOT 00000000 NeAACDecInit │ │ │ │ -0033e81c 00016116 R_ARM_JUMP_SLOT 00000000 gtk_ctree_set_line_style │ │ │ │ -0033e820 00016216 R_ARM_JUMP_SLOT 00000000 snd_pcm_resume@ALSA_0.9 │ │ │ │ -0033e824 00016316 R_ARM_JUMP_SLOT 00000000 mng_read │ │ │ │ -0033e828 00016416 R_ARM_JUMP_SLOT 00000000 open64@GLIBC_2.4 │ │ │ │ -0033e82c 00016516 R_ARM_JUMP_SLOT 00000000 __libc_start_main@GLIBC_2.34 │ │ │ │ -0033e830 00016616 R_ARM_JUMP_SLOT 00000000 mng_initialize │ │ │ │ -0033e834 00016716 R_ARM_JUMP_SLOT 00000000 avcodec_send_frame@LIBAVCODEC_61 │ │ │ │ -0033e838 00016816 R_ARM_JUMP_SLOT 00000000 jpeg_finish_decompress@LIBJPEG_6.2 │ │ │ │ -0033e83c 00016916 R_ARM_JUMP_SLOT 00000000 dvdnav_menu_call │ │ │ │ -0033e840 00016a16 R_ARM_JUMP_SLOT 00000000 caca_set_dither_antialias │ │ │ │ -0033e844 00016b16 R_ARM_JUMP_SLOT 00000000 pa_context_errno@PULSE_0 │ │ │ │ -0033e848 00016c16 R_ARM_JUMP_SLOT 00000000 XFreeGC │ │ │ │ -0033e84c 00016d16 R_ARM_JUMP_SLOT 00000000 eglQueryString │ │ │ │ -0033e850 00016e16 R_ARM_JUMP_SLOT 00000000 caca_set_dither_charset │ │ │ │ -0033e854 00016f16 R_ARM_JUMP_SLOT 00000000 XvGrabPort │ │ │ │ -0033e858 00017116 R_ARM_JUMP_SLOT 00000000 dvdnav_mouse_activate │ │ │ │ -0033e85c 00017216 R_ARM_JUMP_SLOT 00000000 pa_stream_connect_playback@PULSE_0 │ │ │ │ -0033e860 00017316 R_ARM_JUMP_SLOT 00000000 av_packet_free_side_data@LIBAVCODEC_61 │ │ │ │ -0033e864 00017416 R_ARM_JUMP_SLOT 00000000 av_pix_fmt_count_planes@LIBAVUTIL_59 │ │ │ │ -0033e868 00017516 R_ARM_JUMP_SLOT 00000000 inet_ntop@GLIBC_2.4 │ │ │ │ -0033e86c 00017616 R_ARM_JUMP_SLOT 00000000 jpeg_write_scanlines@LIBJPEG_6.2 │ │ │ │ -0033e870 00017716 R_ARM_JUMP_SLOT 00000000 bs2b_set_level_fcut │ │ │ │ -0033e874 00017816 R_ARM_JUMP_SLOT 00000000 avcodec_configuration@LIBAVCODEC_61 │ │ │ │ -0033e878 00017916 R_ARM_JUMP_SLOT 00000000 mng_putchunk_defi │ │ │ │ -0033e87c 00017a16 R_ARM_JUMP_SLOT 00000000 alGetListenerf │ │ │ │ -0033e880 00017b16 R_ARM_JUMP_SLOT 00000000 sio_write │ │ │ │ -0033e884 00017c16 R_ARM_JUMP_SLOT 00000000 pa_threaded_mainloop_signal@PULSE_0 │ │ │ │ -0033e888 00017d16 R_ARM_JUMP_SLOT 00000000 mad_stream_buffer │ │ │ │ -0033e88c 00017f16 R_ARM_JUMP_SLOT 00000000 mad_frame_decode │ │ │ │ -0033e890 00018016 R_ARM_JUMP_SLOT 00000000 snd_pcm_close@ALSA_0.9 │ │ │ │ -0033e894 00018116 R_ARM_JUMP_SLOT 00000000 XShmAttach │ │ │ │ -0033e898 00018216 R_ARM_JUMP_SLOT 00000000 bs2b_cross_feed_u8 │ │ │ │ -0033e89c 00018316 R_ARM_JUMP_SLOT 00000000 FT_Init_FreeType │ │ │ │ -0033e8a0 00018416 R_ARM_JUMP_SLOT 00000000 aa_close@AA_1.4 │ │ │ │ -0033e8a4 00018516 R_ARM_JUMP_SLOT 00000000 XmbSetWMProperties │ │ │ │ -0033e8a8 00018616 R_ARM_JUMP_SLOT 00000000 snd_pcm_sw_params_dump@ALSA_0.9 │ │ │ │ -0033e8ac 00018716 R_ARM_JUMP_SLOT 00000000 __fcntl_time64@GLIBC_2.34 │ │ │ │ -0033e8b0 00018816 R_ARM_JUMP_SLOT 00000000 bd_read │ │ │ │ -0033e8b4 00018916 R_ARM_JUMP_SLOT 00000000 snd_pcm_sw_params_set_sleep_min@ALSA_0.9 │ │ │ │ -0033e8b8 00018a16 R_ARM_JUMP_SLOT 00000000 gtk_widget_destroy │ │ │ │ -0033e8bc 00018b16 R_ARM_JUMP_SLOT 00000000 av_div_q@LIBAVUTIL_59 │ │ │ │ -0033e8c0 00018c16 R_ARM_JUMP_SLOT 00000000 gtk_misc_set_padding │ │ │ │ -0033e8c4 00018d16 R_ARM_JUMP_SLOT 00000000 bd_close │ │ │ │ -0033e8c8 00018e16 R_ARM_JUMP_SLOT 00000000 av_packet_alloc@LIBAVCODEC_61 │ │ │ │ -0033e8cc 00018f16 R_ARM_JUMP_SLOT 00000000 log10@GLIBC_2.4 │ │ │ │ -0033e8d0 00019016 R_ARM_JUMP_SLOT 00000000 gdk_pixmap_create_from_xpm_d │ │ │ │ -0033e8d4 00019116 R_ARM_JUMP_SLOT 00000000 XDisplayName │ │ │ │ -0033e8d8 00019216 R_ARM_JUMP_SLOT 00000000 av_opt_set_int@LIBAVUTIL_59 │ │ │ │ -0033e8dc 00019316 R_ARM_JUMP_SLOT 00000000 XineramaIsActive │ │ │ │ -0033e8e0 00019416 R_ARM_JUMP_SLOT 00000000 png_get_io_ptr@PNG16_0 │ │ │ │ -0033e8e4 00019516 R_ARM_JUMP_SLOT 00000000 snd_pcm_sw_params@ALSA_0.9 │ │ │ │ -0033e8e8 00019616 R_ARM_JUMP_SLOT 00000000 snd_mixer_selem_set_playback_volume@ALSA_0.9 │ │ │ │ -0033e8ec 00019716 R_ARM_JUMP_SLOT 00000000 glTexEnvi │ │ │ │ -0033e8f0 00019816 R_ARM_JUMP_SLOT 00000000 png_read_info@PNG16_0 │ │ │ │ -0033e8f4 00019916 R_ARM_JUMP_SLOT 00000000 send@GLIBC_2.4 │ │ │ │ -0033e8f8 00019a16 R_ARM_JUMP_SLOT 00000000 eglGetProcAddress │ │ │ │ -0033e8fc 00019b16 R_ARM_JUMP_SLOT 00000000 avformat_get_riff_audio_tags@LIBAVFORMAT_61 │ │ │ │ -0033e900 00019c16 R_ARM_JUMP_SLOT 00000000 sws_convertPalette8ToPacked24@LIBSWSCALE_8 │ │ │ │ -0033e904 00019d16 R_ARM_JUMP_SLOT 00000000 __ctype_b_loc@GLIBC_2.4 │ │ │ │ -0033e908 00019e16 R_ARM_JUMP_SLOT 00000000 SDL_FreeYUVOverlay │ │ │ │ -0033e90c 00019f16 R_ARM_JUMP_SLOT 00000000 fclose@GLIBC_2.4 │ │ │ │ -0033e910 0001a016 R_ARM_JUMP_SLOT 00000000 snd_pcm_hw_params_sizeof@ALSA_0.9 │ │ │ │ -0033e914 0001a116 R_ARM_JUMP_SLOT 00000000 gtk_window_add_accel_group │ │ │ │ -0033e918 0001a216 R_ARM_JUMP_SLOT 00000000 SDL_CloseAudio │ │ │ │ -0033e91c 0001a316 R_ARM_JUMP_SLOT 00000000 speex_decode_int │ │ │ │ -0033e920 0001a416 R_ARM_JUMP_SLOT 00000000 png_get_PLTE@PNG16_0 │ │ │ │ -0033e924 0001a516 R_ARM_JUMP_SLOT 00000000 snd_output_close@ALSA_0.9 │ │ │ │ -0033e928 0001a616 R_ARM_JUMP_SLOT 00000000 eglGetConfigAttrib │ │ │ │ -0033e92c 0001a716 R_ARM_JUMP_SLOT 00000000 fribidi_charset_to_unicode │ │ │ │ -0033e930 0001a816 R_ARM_JUMP_SLOT 00000000 XvQueryPortAttributes │ │ │ │ -0033e934 0001a916 R_ARM_JUMP_SLOT 00000000 ass_set_use_margins │ │ │ │ -0033e938 0001aa16 R_ARM_JUMP_SLOT 00000000 ogg_stream_reset │ │ │ │ -0033e93c 0001ab16 R_ARM_JUMP_SLOT 00000000 tgetent@NCURSES6_TINFO_5.0.19991023 │ │ │ │ -0033e940 0001ac16 R_ARM_JUMP_SLOT 00000000 pa_stream_writable_size@PULSE_0 │ │ │ │ -0033e944 0001ad16 R_ARM_JUMP_SLOT 00000000 gtk_notebook_get_nth_page │ │ │ │ -0033e948 0001ae16 R_ARM_JUMP_SLOT 00000000 fputc@GLIBC_2.4 │ │ │ │ -0033e94c 0001af16 R_ARM_JUMP_SLOT 00000000 av_codec_get_tag@LIBAVFORMAT_61 │ │ │ │ -0033e950 0001b116 R_ARM_JUMP_SLOT 00000000 iconv@GLIBC_2.4 │ │ │ │ -0033e954 0001b216 R_ARM_JUMP_SLOT 00000000 avformat_network_init@LIBAVFORMAT_61 │ │ │ │ -0033e958 0001b316 R_ARM_JUMP_SLOT 00000000 bs2b_cross_feed_u24be │ │ │ │ -0033e95c 0001b416 R_ARM_JUMP_SLOT 00000000 av_expr_parse@LIBAVUTIL_59 │ │ │ │ -0033e960 0001b516 R_ARM_JUMP_SLOT 00000000 lirc_init │ │ │ │ -0033e964 0001b616 R_ARM_JUMP_SLOT 00000000 AuOpenServer │ │ │ │ -0033e968 0001b716 R_ARM_JUMP_SLOT 00000000 FT_Get_Char_Index │ │ │ │ -0033e96c 0001b816 R_ARM_JUMP_SLOT 00000000 g_hash_table_new_full │ │ │ │ -0033e970 0001b916 R_ARM_JUMP_SLOT 00000000 SDL_PauseAudio │ │ │ │ -0033e974 0001ba16 R_ARM_JUMP_SLOT 00000000 dvdnav_set_PGC_positioning_flag │ │ │ │ -0033e978 0001bb16 R_ARM_JUMP_SLOT 00000000 vorbis_packet_blocksize@libvorbisidec.so.1 │ │ │ │ -0033e97c 0001bc16 R_ARM_JUMP_SLOT 00000000 DVDClose │ │ │ │ -0033e980 0001bd16 R_ARM_JUMP_SLOT 00000000 fseek@GLIBC_2.4 │ │ │ │ -0033e984 0001be16 R_ARM_JUMP_SLOT 00000000 lirc_readconfig │ │ │ │ -0033e988 0001bf16 R_ARM_JUMP_SLOT 00000000 SDL_ListModes │ │ │ │ -0033e98c 0001c016 R_ARM_JUMP_SLOT 00000000 alListenerfv │ │ │ │ -0033e990 0001c116 R_ARM_JUMP_SLOT 00000000 av_sha_update@LIBAVUTIL_59 │ │ │ │ -0033e994 0001c216 R_ARM_JUMP_SLOT 00000000 a52_free │ │ │ │ -0033e998 0001c316 R_ARM_JUMP_SLOT 00000000 gtk_clist_clear │ │ │ │ -0033e99c 0001c416 R_ARM_JUMP_SLOT 00000000 FT_Get_Kerning │ │ │ │ -0033e9a0 0001c516 R_ARM_JUMP_SLOT 00000000 bs2b_cross_feed_s24le │ │ │ │ -0033e9a4 0001c616 R_ARM_JUMP_SLOT 00000000 g_filename_from_utf8 │ │ │ │ -0033e9a8 0001c716 R_ARM_JUMP_SLOT 00000000 XSetTransientForHint │ │ │ │ -0033e9ac 0001c816 R_ARM_JUMP_SLOT 00000000 glGenTextures │ │ │ │ -0033e9b0 0001ca16 R_ARM_JUMP_SLOT 00000000 speex_decode_stereo_int │ │ │ │ -0033e9b4 0001cb16 R_ARM_JUMP_SLOT 00000000 __stat64_time64@GLIBC_2.34 │ │ │ │ -0033e9b8 0001cc16 R_ARM_JUMP_SLOT 00000000 gtk_table_attach │ │ │ │ -0033e9bc 0001cd16 R_ARM_JUMP_SLOT 00000000 eglGetError │ │ │ │ -0033e9c0 0001ce16 R_ARM_JUMP_SLOT 00000000 gtk_check_menu_item_new │ │ │ │ -0033e9c4 0001cf16 R_ARM_JUMP_SLOT 00000000 __gmon_start__ │ │ │ │ -0033e9c8 0001d016 R_ARM_JUMP_SLOT 00000000 alcGetIntegerv │ │ │ │ -0033e9cc 0001d116 R_ARM_JUMP_SLOT 00000000 pa_bytes_per_second@PULSE_0 │ │ │ │ -0033e9d0 0001d216 R_ARM_JUMP_SLOT 00000000 th_decode_free@libtheoradec_1.0 │ │ │ │ -0033e9d4 0001d316 R_ARM_JUMP_SLOT 00000000 speex_decoder_destroy │ │ │ │ -0033e9d8 0001d416 R_ARM_JUMP_SLOT 00000000 vorbis_block_init@libvorbisidec.so.1 │ │ │ │ -0033e9dc 0001d516 R_ARM_JUMP_SLOT 00000000 XSetWMNormalHints │ │ │ │ -0033e9e0 0001d616 R_ARM_JUMP_SLOT 00000000 _exit@GLIBC_2.4 │ │ │ │ -0033e9e4 0001d716 R_ARM_JUMP_SLOT 00000000 cdio_paranoia_init@CDIO_PARANOIA_2 │ │ │ │ -0033e9e8 0001d816 R_ARM_JUMP_SLOT 00000000 sin@GLIBC_2.4 │ │ │ │ -0033e9ec 0001d916 R_ARM_JUMP_SLOT 00000000 tcsetattr@GLIBC_2.4 │ │ │ │ -0033e9f0 0001da16 R_ARM_JUMP_SLOT 00000000 th_decode_headerin@libtheoradec_1.0 │ │ │ │ -0033e9f4 0001db16 R_ARM_JUMP_SLOT 00000000 mng_cleanup │ │ │ │ -0033e9f8 0001dc16 R_ARM_JUMP_SLOT 00000000 bs2b_cross_feed_u16le │ │ │ │ -0033e9fc 0001dd16 R_ARM_JUMP_SLOT 00000000 alGenSources │ │ │ │ -0033ea00 0001de16 R_ARM_JUMP_SLOT 00000000 smbc_lseek@SMBCLIENT_0.1.0 │ │ │ │ -0033ea04 0001df16 R_ARM_JUMP_SLOT 00000000 snd_mixer_selem_id_set_index@ALSA_0.9 │ │ │ │ -0033ea08 0001e016 R_ARM_JUMP_SLOT 00000000 snd_pcm_hw_params@ALSA_0.9 │ │ │ │ -0033ea0c 0001e116 R_ARM_JUMP_SLOT 00000000 gdk_colormap_get_system │ │ │ │ -0033ea10 0001e216 R_ARM_JUMP_SLOT 00000000 bs2b_cross_feed_s32le │ │ │ │ -0033ea14 0001e316 R_ARM_JUMP_SLOT 00000000 fribidi_set_reorder_nsm │ │ │ │ -0033ea18 0001e416 R_ARM_JUMP_SLOT 00000000 __fdelt_chk@GLIBC_2.15 │ │ │ │ -0033ea1c 0001e516 R_ARM_JUMP_SLOT 00000000 tgetstr@NCURSES6_TINFO_5.0.19991023 │ │ │ │ -0033ea20 0001e616 R_ARM_JUMP_SLOT 00000000 gtk_button_set_image │ │ │ │ -0033ea24 0001e716 R_ARM_JUMP_SLOT 00000000 XSetClassHint │ │ │ │ -0033ea28 0001e816 R_ARM_JUMP_SLOT 00000000 bs2b_cross_feed_u16be │ │ │ │ -0033ea2c 0001e916 R_ARM_JUMP_SLOT 00000000 snd_mixer_selem_id_sizeof@ALSA_0.9 │ │ │ │ -0033ea30 0001ea16 R_ARM_JUMP_SLOT 00000000 iconv_close@GLIBC_2.4 │ │ │ │ -0033ea34 0001eb16 R_ARM_JUMP_SLOT 00000000 g_signal_handler_unblock │ │ │ │ -0033ea38 0001ec16 R_ARM_JUMP_SLOT 00000000 XSetInputFocus │ │ │ │ -0033ea3c 0001ed16 R_ARM_JUMP_SLOT 00000000 pa_threaded_mainloop_start@PULSE_0 │ │ │ │ -0033ea40 0001ee16 R_ARM_JUMP_SLOT 00000000 av_packet_new_side_data@LIBAVCODEC_61 │ │ │ │ -0033ea44 0001ef16 R_ARM_JUMP_SLOT 00000000 aa_getfirst@AA_1.4 │ │ │ │ -0033ea48 0001f016 R_ARM_JUMP_SLOT 00000000 gdk_pixbuf_get_pixels │ │ │ │ -0033ea4c 0001f116 R_ARM_JUMP_SLOT 00000000 memcpy@GLIBC_2.4 │ │ │ │ -0033ea50 0001f216 R_ARM_JUMP_SLOT 00000000 iconv_open@GLIBC_2.4 │ │ │ │ -0033ea54 0001f316 R_ARM_JUMP_SLOT 00000000 snd_pcm_format_description@ALSA_0.9 │ │ │ │ -0033ea58 0001f416 R_ARM_JUMP_SLOT 00000000 aa_flush@AA_1.4 │ │ │ │ -0033ea5c 0001f516 R_ARM_JUMP_SLOT 00000000 __select64@GLIBC_2.34 │ │ │ │ -0033ea60 0001f616 R_ARM_JUMP_SLOT 00000000 caca_get_dither_color_list │ │ │ │ -0033ea64 0001f716 R_ARM_JUMP_SLOT 00000000 gtk_radio_button_get_group │ │ │ │ -0033ea68 0001f816 R_ARM_JUMP_SLOT 00000000 dvdnav_button_activate │ │ │ │ -0033ea6c 0001f916 R_ARM_JUMP_SLOT 00000000 snd_mixer_open@ALSA_0.9 │ │ │ │ -0033ea70 0001fa16 R_ARM_JUMP_SLOT 00000000 XStoreName │ │ │ │ -0033ea74 0001fb16 R_ARM_JUMP_SLOT 00000000 FT_Done_Glyph │ │ │ │ -0033ea78 0001fc16 R_ARM_JUMP_SLOT 00000000 gtk_ctree_node_nth │ │ │ │ -0033ea7c 0001fd16 R_ARM_JUMP_SLOT 00000000 gtk_notebook_new │ │ │ │ -0033ea80 0001fe16 R_ARM_JUMP_SLOT 00000000 ogg_sync_clear │ │ │ │ -0033ea84 0001ff16 R_ARM_JUMP_SLOT 00000000 cdio_paranoia_modeset@CDIO_PARANOIA_2 │ │ │ │ -0033ea88 00020016 R_ARM_JUMP_SLOT 00000000 aa_printf@AA_1.4 │ │ │ │ -0033ea8c 00020116 R_ARM_JUMP_SLOT 00000000 gtk_disable_setlocale │ │ │ │ -0033ea90 00020216 R_ARM_JUMP_SLOT 00000000 avcodec_default_get_format@LIBAVCODEC_61 │ │ │ │ -0033ea94 00020316 R_ARM_JUMP_SLOT 00000000 av_gcd@LIBAVUTIL_59 │ │ │ │ -0033ea98 00020416 R_ARM_JUMP_SLOT 00000000 fribidi_parse_charset │ │ │ │ -0033ea9c 00020516 R_ARM_JUMP_SLOT 00000000 mng_write │ │ │ │ -0033eaa0 00020616 R_ARM_JUMP_SLOT 00000000 XShmDetach │ │ │ │ -0033eaa4 00020716 R_ARM_JUMP_SLOT 00000000 speex_decoder_init │ │ │ │ -0033eaa8 00020816 R_ARM_JUMP_SLOT 00000000 caca_get_canvas_width │ │ │ │ -0033eaac 00020916 R_ARM_JUMP_SLOT 00000000 gtk_clist_set_column_auto_resize │ │ │ │ -0033eab0 00020b16 R_ARM_JUMP_SLOT 00000000 strcpy@GLIBC_2.4 │ │ │ │ -0033eab4 00020c16 R_ARM_JUMP_SLOT 00000000 XSetBackground │ │ │ │ -0033eab8 00020d16 R_ARM_JUMP_SLOT 00000000 snd_mixer_selem_id_get_index@ALSA_0.9 │ │ │ │ -0033eabc 00020e16 R_ARM_JUMP_SLOT 00000000 av_frame_unref@LIBAVUTIL_59 │ │ │ │ -0033eac0 00020f16 R_ARM_JUMP_SLOT 00000000 XSetErrorHandler │ │ │ │ -0033eac4 00021016 R_ARM_JUMP_SLOT 00000000 XGetWMNormalHints │ │ │ │ -0033eac8 00021116 R_ARM_JUMP_SLOT 00000000 gtk_adjustment_get_value │ │ │ │ -0033eacc 00021216 R_ARM_JUMP_SLOT 00000000 XInstallColormap │ │ │ │ -0033ead0 00021316 R_ARM_JUMP_SLOT 00000000 snd_pcm_hw_params_set_rate_near@ALSA_0.9.0rc4 │ │ │ │ -0033ead4 00021416 R_ARM_JUMP_SLOT 00000000 fork@GLIBC_2.4 │ │ │ │ -0033ead8 00021516 R_ARM_JUMP_SLOT 00000000 av_rescale_q@LIBAVUTIL_59 │ │ │ │ -0033eadc 00021616 R_ARM_JUMP_SLOT 00000000 XShmPutImage │ │ │ │ -0033eae0 00021716 R_ARM_JUMP_SLOT 00000000 SDL_LockAudio │ │ │ │ -0033eae4 00021816 R_ARM_JUMP_SLOT 00000000 putc@GLIBC_2.4 │ │ │ │ -0033eae8 00021916 R_ARM_JUMP_SLOT 00000000 XvSetPortAttribute │ │ │ │ -0033eaec 00021a16 R_ARM_JUMP_SLOT 00000000 XResetScreenSaver │ │ │ │ -0033eaf0 00021b16 R_ARM_JUMP_SLOT 00000000 system@GLIBC_2.4 │ │ │ │ -0033eaf4 00021c16 R_ARM_JUMP_SLOT 00000000 __lstat64_time64@GLIBC_2.34 │ │ │ │ -0033eaf8 00021d16 R_ARM_JUMP_SLOT 00000000 snd_mixer_selem_register@ALSA_0.9 │ │ │ │ -0033eafc 00021e16 R_ARM_JUMP_SLOT 00000000 alcGetError │ │ │ │ -0033eb00 00021f16 R_ARM_JUMP_SLOT 00000000 dvdnav_right_button_select │ │ │ │ -0033eb04 00022016 R_ARM_JUMP_SLOT 00000000 DGifGetExtension │ │ │ │ -0033eb08 00022116 R_ARM_JUMP_SLOT 00000000 dvdnav_get_video_aspect │ │ │ │ -0033eb0c 00022216 R_ARM_JUMP_SLOT 00000000 __gettimeofday64@GLIBC_2.34 │ │ │ │ -0033eb10 00022316 R_ARM_JUMP_SLOT 00000000 AuGetErrorText │ │ │ │ -0033eb14 00022516 R_ARM_JUMP_SLOT 00000000 pthread_mutex_destroy@GLIBC_2.4 │ │ │ │ -0033eb18 00022616 R_ARM_JUMP_SLOT 00000000 XDGAQueryModes │ │ │ │ -0033eb1c 00022716 R_ARM_JUMP_SLOT 00000000 snd_pcm_status_dump@ALSA_0.9 │ │ │ │ -0033eb20 00022816 R_ARM_JUMP_SLOT 00000000 snd_pcm_start@ALSA_0.9 │ │ │ │ -0033eb24 00022916 R_ARM_JUMP_SLOT 00000000 dvdnav_get_current_time │ │ │ │ -0033eb28 00022a16 R_ARM_JUMP_SLOT 00000000 alSourcePausev │ │ │ │ -0033eb2c 00022b16 R_ARM_JUMP_SLOT 00000000 g_strconcat │ │ │ │ -0033eb30 00022c16 R_ARM_JUMP_SLOT 00000000 av_opt_set@LIBAVUTIL_59 │ │ │ │ -0033eb34 00022d16 R_ARM_JUMP_SLOT 00000000 snd_pcm_readi@ALSA_0.9 │ │ │ │ -0033eb38 00022e16 R_ARM_JUMP_SLOT 00000000 XSetStandardProperties │ │ │ │ -0033eb3c 00022f16 R_ARM_JUMP_SLOT 00000000 caca_get_event │ │ │ │ -0033eb40 00023016 R_ARM_JUMP_SLOT 00000000 bd_open │ │ │ │ -0033eb44 00023116 R_ARM_JUMP_SLOT 00000000 ceil@GLIBC_2.4 │ │ │ │ -0033eb48 00023216 R_ARM_JUMP_SLOT 00000000 mng_putchunk_ihdr │ │ │ │ -0033eb4c 00023316 R_ARM_JUMP_SLOT 00000000 GifQuantizeBuffer │ │ │ │ -0033eb50 00023416 R_ARM_JUMP_SLOT 00000000 XFreeCursor │ │ │ │ -0033eb54 00023516 R_ARM_JUMP_SLOT 00000000 g_utf8_prev_char │ │ │ │ -0033eb58 00023616 R_ARM_JUMP_SLOT 00000000 mng_putchunk_term │ │ │ │ -0033eb5c 00023716 R_ARM_JUMP_SLOT 00000000 caca_create_display │ │ │ │ -0033eb60 00023816 R_ARM_JUMP_SLOT 00000000 bs2b_cross_feed_s16le │ │ │ │ -0033eb64 00023916 R_ARM_JUMP_SLOT 00000000 pa_context_get_sink_input_info@PULSE_0 │ │ │ │ -0033eb68 00023a16 R_ARM_JUMP_SLOT 00000000 avformat_free_context@LIBAVFORMAT_61 │ │ │ │ -0033eb6c 00023b16 R_ARM_JUMP_SLOT 00000000 EGifPutExtensionLeader │ │ │ │ -0033eb70 00023c16 R_ARM_JUMP_SLOT 00000000 gtk_clist_set_column_widget │ │ │ │ -0033eb74 00023d16 R_ARM_JUMP_SLOT 00000000 pa_stream_set_write_callback@PULSE_0 │ │ │ │ -0033eb78 00023e16 R_ARM_JUMP_SLOT 00000000 alcMakeContextCurrent │ │ │ │ -0033eb7c 00023f16 R_ARM_JUMP_SLOT 00000000 av_base64_encode@LIBAVUTIL_59 │ │ │ │ -0033eb80 00024016 R_ARM_JUMP_SLOT 00000000 av_sha_init@LIBAVUTIL_59 │ │ │ │ -0033eb84 00024116 R_ARM_JUMP_SLOT 00000000 SDL_ShowCursor │ │ │ │ -0033eb88 00024216 R_ARM_JUMP_SLOT 00000000 eglDestroySurface │ │ │ │ -0033eb8c 00024316 R_ARM_JUMP_SLOT 00000000 mpg123_id3 │ │ │ │ -0033eb90 00024416 R_ARM_JUMP_SLOT 00000000 th_info_clear@libtheoradec_1.0 │ │ │ │ -0033eb94 00024516 R_ARM_JUMP_SLOT 00000000 smbc_read@SMBCLIENT_0.1.0 │ │ │ │ -0033eb98 00024616 R_ARM_JUMP_SLOT 00000000 caca_free_display │ │ │ │ -0033eb9c 00024716 R_ARM_JUMP_SLOT 00000000 vorbis_info_clear@libvorbisidec.so.1 │ │ │ │ -0033eba0 00024816 R_ARM_JUMP_SLOT 00000000 gtk_text_buffer_insert │ │ │ │ -0033eba4 00024916 R_ARM_JUMP_SLOT 00000000 dca_block │ │ │ │ -0033eba8 00024a16 R_ARM_JUMP_SLOT 00000000 strtof@GLIBC_2.4 │ │ │ │ -0033ebac 00024b16 R_ARM_JUMP_SLOT 00000000 AuCloseServer │ │ │ │ -0033ebb0 00024c16 R_ARM_JUMP_SLOT 00000000 aa_autoinitkbd@AA_1.4 │ │ │ │ -0033ebb4 00024d16 R_ARM_JUMP_SLOT 00000000 SDL_CreateRGBSurface │ │ │ │ -0033ebb8 00024e16 R_ARM_JUMP_SLOT 00000000 XFillRectangle │ │ │ │ -0033ebbc 00024f16 R_ARM_JUMP_SLOT 00000000 glGetTexLevelParameteriv │ │ │ │ -0033ebc0 00025016 R_ARM_JUMP_SLOT 00000000 av_display_rotation_get@LIBAVUTIL_59 │ │ │ │ -0033ebc4 00025116 R_ARM_JUMP_SLOT 00000000 dvdnav_get_angle_info │ │ │ │ -0033ebc8 00025216 R_ARM_JUMP_SLOT 00000000 sprintf@GLIBC_2.4 │ │ │ │ -0033ebcc 00025316 R_ARM_JUMP_SLOT 00000000 dvdnav_audio_stream_channels │ │ │ │ -0033ebd0 00025416 R_ARM_JUMP_SLOT 00000000 setlocale@GLIBC_2.4 │ │ │ │ -0033ebd4 00025516 R_ARM_JUMP_SLOT 00000000 gtk_scale_set_draw_value │ │ │ │ -0033ebd8 00025616 R_ARM_JUMP_SLOT 00000000 ass_step_sub │ │ │ │ -0033ebdc 00025716 R_ARM_JUMP_SLOT 00000000 mng_putchunk_mhdr │ │ │ │ -0033ebe0 00025816 R_ARM_JUMP_SLOT 00000000 av_packet_get_side_data@LIBAVCODEC_61 │ │ │ │ -0033ebe4 00025916 R_ARM_JUMP_SLOT 00000000 XvShmCreateImage │ │ │ │ -0033ebe8 00025a16 R_ARM_JUMP_SLOT 00000000 NeAACDecGetErrorMessage │ │ │ │ -0033ebec 00025b16 R_ARM_JUMP_SLOT 00000000 avcodec_flush_buffers@LIBAVCODEC_61 │ │ │ │ -0033ebf0 00025c16 R_ARM_JUMP_SLOT 00000000 ass_set_extract_fonts │ │ │ │ -0033ebf4 00025d16 R_ARM_JUMP_SLOT 00000000 gethostbyname@GLIBC_2.4 │ │ │ │ -0033ebf8 00025e16 R_ARM_JUMP_SLOT 00000000 jpeg_start_compress@LIBJPEG_6.2 │ │ │ │ -0033ebfc 00025f16 R_ARM_JUMP_SLOT 00000000 snd_pcm_nonblock@ALSA_0.9 │ │ │ │ -0033ec00 00026016 R_ARM_JUMP_SLOT 00000000 XGetWindowProperty │ │ │ │ -0033ec04 00026116 R_ARM_JUMP_SLOT 00000000 av_dict_count@LIBAVUTIL_59 │ │ │ │ -0033ec08 00026216 R_ARM_JUMP_SLOT 00000000 snd_pcm_hw_params_get_buffer_size@ALSA_0.9.0rc4 │ │ │ │ -0033ec0c 00026316 R_ARM_JUMP_SLOT 00000000 g_hash_table_insert │ │ │ │ -0033ec10 00026416 R_ARM_JUMP_SLOT 00000000 gtk_ctree_find_by_row_data │ │ │ │ -0033ec14 00026516 R_ARM_JUMP_SLOT 00000000 ass_clear_fonts │ │ │ │ -0033ec18 00026616 R_ARM_JUMP_SLOT 00000000 __fstat64_time64@GLIBC_2.34 │ │ │ │ -0033ec1c 00026716 R_ARM_JUMP_SLOT 00000000 caca_get_dither_antialias_list │ │ │ │ -0033ec20 00026816 R_ARM_JUMP_SLOT 00000000 ceilf@GLIBC_2.4 │ │ │ │ -0033ec24 00026916 R_ARM_JUMP_SLOT 00000000 DGifGetLine │ │ │ │ -0033ec28 00026a16 R_ARM_JUMP_SLOT 00000000 av_buffer_ref@LIBAVUTIL_59 │ │ │ │ -0033ec2c 00026b16 R_ARM_JUMP_SLOT 00000000 alcCreateContext │ │ │ │ -0033ec30 00026c16 R_ARM_JUMP_SLOT 00000000 g_type_check_instance_is_a │ │ │ │ -0033ec34 00026d16 R_ARM_JUMP_SLOT 00000000 __printf_chk@GLIBC_2.4 │ │ │ │ -0033ec38 00026e16 R_ARM_JUMP_SLOT 00000000 ogg_sync_pageseek │ │ │ │ -0033ec3c 00026f16 R_ARM_JUMP_SLOT 00000000 FcConfigSubstitute │ │ │ │ -0033ec40 00027016 R_ARM_JUMP_SLOT 00000000 XDeleteProperty │ │ │ │ -0033ec44 00027116 R_ARM_JUMP_SLOT 00000000 GifMakeMapObject │ │ │ │ -0033ec48 00027216 R_ARM_JUMP_SLOT 00000000 XF86VidModeLockModeSwitch │ │ │ │ -0033ec4c 00027316 R_ARM_JUMP_SLOT 00000000 XGetSelectionOwner │ │ │ │ -0033ec50 00027416 R_ARM_JUMP_SLOT 00000000 pa_stream_cork@PULSE_0 │ │ │ │ -0033ec54 00027516 R_ARM_JUMP_SLOT 00000000 XSendEvent │ │ │ │ -0033ec58 00027616 R_ARM_JUMP_SLOT 00000000 sysinfo@GLIBC_2.4 │ │ │ │ -0033ec5c 00027716 R_ARM_JUMP_SLOT 00000000 XSelectInput │ │ │ │ -0033ec60 00027816 R_ARM_JUMP_SLOT 00000000 gtk_text_view_set_editable │ │ │ │ -0033ec64 00027916 R_ARM_JUMP_SLOT 00000000 gtk_spin_button_set_numeric │ │ │ │ -0033ec68 00027a16 R_ARM_JUMP_SLOT 00000000 png_create_info_struct@PNG16_0 │ │ │ │ -0033ec6c 00027b16 R_ARM_JUMP_SLOT 00000000 ass_set_storage_size │ │ │ │ -0033ec70 00027c16 R_ARM_JUMP_SLOT 00000000 speex_decoder_ctl │ │ │ │ -0033ec74 00027d16 R_ARM_JUMP_SLOT 00000000 snd_mixer_selem_set_playback_switch@ALSA_0.9 │ │ │ │ -0033ec78 00027e16 R_ARM_JUMP_SLOT 00000000 XConvertSelection │ │ │ │ -0033ec7c 00027f16 R_ARM_JUMP_SLOT 00000000 aa_recommendlow@AA_1.4 │ │ │ │ -0033ec80 00028016 R_ARM_JUMP_SLOT 00000000 dvdnav_get_position │ │ │ │ -0033ec84 00028116 R_ARM_JUMP_SLOT 00000000 strtol@GLIBC_2.4 │ │ │ │ -0033ec88 00028216 R_ARM_JUMP_SLOT 00000000 fsync@GLIBC_2.4 │ │ │ │ -0033ec8c 00028316 R_ARM_JUMP_SLOT 00000000 DGifGetImageDesc │ │ │ │ -0033ec90 00028416 R_ARM_JUMP_SLOT 00000000 waitpid@GLIBC_2.4 │ │ │ │ -0033ec94 00028516 R_ARM_JUMP_SLOT 00000000 pa_stream_get_latency@PULSE_0 │ │ │ │ -0033ec98 00028616 R_ARM_JUMP_SLOT 00000000 speex_packet_to_header │ │ │ │ -0033ec9c 00028716 R_ARM_JUMP_SLOT 00000000 enca_analyse_const │ │ │ │ -0033eca0 00028816 R_ARM_JUMP_SLOT 00000000 png_set_strip_16@PNG16_0 │ │ │ │ -0033eca4 00028916 R_ARM_JUMP_SLOT 00000000 smbc_close@SMBCLIENT_0.1.0 │ │ │ │ -0033eca8 00028a16 R_ARM_JUMP_SLOT 00000000 SDL_GL_SwapBuffers │ │ │ │ -0033ecac 00028b16 R_ARM_JUMP_SLOT 00000000 snd_pcm_prepare@ALSA_0.9 │ │ │ │ -0033ecb0 00028c16 R_ARM_JUMP_SLOT 00000000 pa_stream_write@PULSE_0 │ │ │ │ -0033ecb4 00028d16 R_ARM_JUMP_SLOT 00000000 gtk_widget_show │ │ │ │ -0033ecb8 00028e16 R_ARM_JUMP_SLOT 00000000 avformat_alloc_context@LIBAVFORMAT_61 │ │ │ │ -0033ecbc 00028f16 R_ARM_JUMP_SLOT 00000000 exit@GLIBC_2.4 │ │ │ │ -0033ecc0 00029016 R_ARM_JUMP_SLOT 00000000 av_init_packet@LIBAVCODEC_61 │ │ │ │ -0033ecc4 00029116 R_ARM_JUMP_SLOT 00000000 FT_Set_Pixel_Sizes │ │ │ │ -0033ecc8 00029216 R_ARM_JUMP_SLOT 00000000 EGifPutComment │ │ │ │ -0033eccc 00029316 R_ARM_JUMP_SLOT 00000000 av_dict_free@LIBAVUTIL_59 │ │ │ │ -0033ecd0 00029416 R_ARM_JUMP_SLOT 00000000 th_setup_free@libtheoradec_1.0 │ │ │ │ -0033ecd4 00029516 R_ARM_JUMP_SLOT 00000000 avcodec_free_context@LIBAVCODEC_61 │ │ │ │ -0033ecd8 00029616 R_ARM_JUMP_SLOT 00000000 SDL_PollEvent │ │ │ │ -0033ecdc 00029716 R_ARM_JUMP_SLOT 00000000 __ctype_toupper_loc@GLIBC_2.4 │ │ │ │ -0033ece0 00029816 R_ARM_JUMP_SLOT 00000000 XPending │ │ │ │ -0033ece4 00029916 R_ARM_JUMP_SLOT 00000000 avformat_new_stream@LIBAVFORMAT_61 │ │ │ │ -0033ece8 00029a16 R_ARM_JUMP_SLOT 00000000 av_fast_malloc@LIBAVUTIL_59 │ │ │ │ -0033ecec 00029b16 R_ARM_JUMP_SLOT 00000000 mng_setcb_getcanvasline │ │ │ │ -0033ecf0 00029c16 R_ARM_JUMP_SLOT 00000000 g_slist_prepend │ │ │ │ -0033ecf4 00029d16 R_ARM_JUMP_SLOT 00000000 EGifOpenFileName │ │ │ │ -0033ecf8 00029e16 R_ARM_JUMP_SLOT 00000000 snd_pcm_hw_params_set_periods_near@ALSA_0.9.0rc4 │ │ │ │ -0033ecfc 00029f16 R_ARM_JUMP_SLOT 00000000 gtk_clist_column_title_passive │ │ │ │ -0033ed00 0002a016 R_ARM_JUMP_SLOT 00000000 XVisualIDFromVisual │ │ │ │ -0033ed04 0002a116 R_ARM_JUMP_SLOT 00000000 aa_recommendhi@AA_1.4 │ │ │ │ -0033ed08 0002a216 R_ARM_JUMP_SLOT 00000000 DVDOpen │ │ │ │ -0033ed0c 0002a416 R_ARM_JUMP_SLOT 00000000 SDL_UpdateRect │ │ │ │ -0033ed10 0002a516 R_ARM_JUMP_SLOT 00000000 gtk_vscale_new │ │ │ │ -0033ed14 0002a616 R_ARM_JUMP_SLOT 00000000 pp_get_context@LIBPOSTPROC_58 │ │ │ │ -0033ed18 0002a716 R_ARM_JUMP_SLOT 00000000 dup2@GLIBC_2.4 │ │ │ │ -0033ed1c 0002a816 R_ARM_JUMP_SLOT 00000000 XGrabPointer │ │ │ │ -0033ed20 0002a916 R_ARM_JUMP_SLOT 00000000 gtk_scrolled_window_get_type │ │ │ │ -0033ed24 0002aa16 R_ARM_JUMP_SLOT 00000000 NeAACDecInit2 │ │ │ │ -0033ed28 0002ab16 R_ARM_JUMP_SLOT 00000000 av_opt_set_chlayout@LIBAVUTIL_59 │ │ │ │ -0033ed2c 0002ac16 R_ARM_JUMP_SLOT 00000000 inflateEnd │ │ │ │ -0033ed30 0002ad16 R_ARM_JUMP_SLOT 00000000 eglInitialize │ │ │ │ -0033ed34 0002ae16 R_ARM_JUMP_SLOT 00000000 g_signal_handler_block │ │ │ │ -0033ed38 0002af16 R_ARM_JUMP_SLOT 00000000 recv@GLIBC_2.4 │ │ │ │ -0033ed3c 0002b016 R_ARM_JUMP_SLOT 00000000 gdk_x11_display_get_xdisplay │ │ │ │ -0033ed40 0002b116 R_ARM_JUMP_SLOT 00000000 sio_initpar │ │ │ │ -0033ed44 0002b216 R_ARM_JUMP_SLOT 00000000 read@GLIBC_2.4 │ │ │ │ -0033ed48 0002b316 R_ARM_JUMP_SLOT 00000000 cdio_get_track_lsn@CDIO_19 │ │ │ │ -0033ed4c 0002b416 R_ARM_JUMP_SLOT 00000000 snd_pcm_status_sizeof@ALSA_0.9 │ │ │ │ -0033ed50 0002b516 R_ARM_JUMP_SLOT 00000000 strtok@GLIBC_2.4 │ │ │ │ -0033ed54 0002b616 R_ARM_JUMP_SLOT 00000000 usleep@GLIBC_2.4 │ │ │ │ -0033ed58 0002b716 R_ARM_JUMP_SLOT 00000000 glBindTexture │ │ │ │ -0033ed5c 0002b816 R_ARM_JUMP_SLOT 00000000 EGifPutExtensionTrailer │ │ │ │ -0033ed60 0002b916 R_ARM_JUMP_SLOT 00000000 sws_init_context@LIBSWSCALE_8 │ │ │ │ -0033ed64 0002ba16 R_ARM_JUMP_SLOT 00000000 nl_langinfo@GLIBC_2.4 │ │ │ │ -0033ed68 0002bc16 R_ARM_JUMP_SLOT 00000000 vorbis_block_clear@libvorbisidec.so.1 │ │ │ │ -0033ed6c 0002bd16 R_ARM_JUMP_SLOT 00000000 gtk_notebook_set_current_page │ │ │ │ -0033ed70 0002be16 R_ARM_JUMP_SLOT 00000000 mpeg2_skip │ │ │ │ -0033ed74 0002bf16 R_ARM_JUMP_SLOT 00000000 dvdnav_err_to_string │ │ │ │ -0033ed78 0002c016 R_ARM_JUMP_SLOT 00000000 gtk_widget_grab_focus │ │ │ │ -0033ed7c 0002c116 R_ARM_JUMP_SLOT 00000000 gtk_container_set_border_width │ │ │ │ -0033ed80 0002c216 R_ARM_JUMP_SLOT 00000000 SDL_Init │ │ │ │ -0033ed84 0002c316 R_ARM_JUMP_SLOT 00000000 FT_Select_Charmap │ │ │ │ -0033ed88 0002c416 R_ARM_JUMP_SLOT 00000000 strcoll@GLIBC_2.4 │ │ │ │ -0033ed8c 0002c516 R_ARM_JUMP_SLOT 00000000 alSourcePlayv │ │ │ │ -0033ed90 0002c616 R_ARM_JUMP_SLOT 00000000 rintf@GLIBC_2.4 │ │ │ │ -0033ed94 0002c716 R_ARM_JUMP_SLOT 00000000 gtk_adjustment_set_value │ │ │ │ -0033ed98 0002c816 R_ARM_JUMP_SLOT 00000000 pa_context_new@PULSE_0 │ │ │ │ -0033ed9c 0002c916 R_ARM_JUMP_SLOT 00000000 ftell@GLIBC_2.4 │ │ │ │ -0033eda0 0002ca16 R_ARM_JUMP_SLOT 00000000 ifoOpen │ │ │ │ -0033eda4 0002cb16 R_ARM_JUMP_SLOT 00000000 glXMakeCurrent │ │ │ │ -0033eda8 0002cc16 R_ARM_JUMP_SLOT 00000000 aa_resizehandler@AA_1.4 │ │ │ │ -0033edac 0002cd16 R_ARM_JUMP_SLOT 00000000 fopen64@GLIBC_2.4 │ │ │ │ -0033edb0 0002ce16 R_ARM_JUMP_SLOT 00000000 XF86VidModeSwitchToMode │ │ │ │ -0033edb4 0002cf16 R_ARM_JUMP_SLOT 00000000 pa_operation_get_state@PULSE_0 │ │ │ │ -0033edb8 0002d016 R_ARM_JUMP_SLOT 00000000 fwrite@GLIBC_2.4 │ │ │ │ -0033edbc 0002d116 R_ARM_JUMP_SLOT 00000000 gtk_button_new_with_label │ │ │ │ -0033edc0 0002d316 R_ARM_JUMP_SLOT 00000000 mpeg2_buffer │ │ │ │ -0033edc4 0002d516 R_ARM_JUMP_SLOT 00000000 snd_pcm_dump@ALSA_0.9 │ │ │ │ -0033edc8 0002d616 R_ARM_JUMP_SLOT 00000000 pa_stream_drain@PULSE_0 │ │ │ │ -0033edcc 0002d716 R_ARM_JUMP_SLOT 00000000 XGetVisualInfo │ │ │ │ -0033edd0 0002d816 R_ARM_JUMP_SLOT 00000000 gtk_clist_get_row_data │ │ │ │ -0033edd4 0002d916 R_ARM_JUMP_SLOT 00000000 XvQueryExtension │ │ │ │ -0033edd8 0002da16 R_ARM_JUMP_SLOT 00000000 __isoc99_sscanf@GLIBC_2.7 │ │ │ │ -0033eddc 0002db16 R_ARM_JUMP_SLOT 00000000 XGrabKeyboard │ │ │ │ -0033ede0 0002dc16 R_ARM_JUMP_SLOT 00000000 dca_free │ │ │ │ -0033ede4 0002dd16 R_ARM_JUMP_SLOT 00000000 SDL_VideoDriverName │ │ │ │ -0033ede8 0002de16 R_ARM_JUMP_SLOT 00000000 snd_pcm_forward@ALSA_0.9.0rc8 │ │ │ │ -0033edec 0002df16 R_ARM_JUMP_SLOT 00000000 XCreatePixmapCursor │ │ │ │ -0033edf0 0002e016 R_ARM_JUMP_SLOT 00000000 XSetForeground │ │ │ │ -0033edf4 0002e116 R_ARM_JUMP_SLOT 00000000 glClearColor │ │ │ │ -0033edf8 0002e216 R_ARM_JUMP_SLOT 00000000 avio_alloc_context@LIBAVFORMAT_61 │ │ │ │ -0033edfc 0002e316 R_ARM_JUMP_SLOT 00000000 ass_set_style_overrides │ │ │ │ -0033ee00 0002e416 R_ARM_JUMP_SLOT 00000000 gtk_widget_hide │ │ │ │ -0033ee04 0002e516 R_ARM_JUMP_SLOT 00000000 av_buffer_create@LIBAVUTIL_59 │ │ │ │ -0033ee08 0002e616 R_ARM_JUMP_SLOT 00000000 cdio_cddap_disc_firstsector@CDIO_CDDA_2 │ │ │ │ -0033ee0c 0002e716 R_ARM_JUMP_SLOT 00000000 dvdnav_part_play │ │ │ │ -0033ee10 0002e816 R_ARM_JUMP_SLOT 00000000 gtk_scale_get_digits │ │ │ │ -0033ee14 0002e916 R_ARM_JUMP_SLOT 00000000 XineramaQueryScreens │ │ │ │ -0033ee18 0002ea16 R_ARM_JUMP_SLOT 00000000 av_log_set_level@LIBAVUTIL_59 │ │ │ │ -0033ee1c 0002eb16 R_ARM_JUMP_SLOT 00000000 dvdnav_describe_title_chapters │ │ │ │ -0033ee20 0002ec16 R_ARM_JUMP_SLOT 00000000 write@GLIBC_2.4 │ │ │ │ -0033ee24 0002ed16 R_ARM_JUMP_SLOT 00000000 gtk_clist_column_titles_hide │ │ │ │ -0033ee28 0002ee16 R_ARM_JUMP_SLOT 00000000 dvdnav_time_search │ │ │ │ -0033ee2c 0002ef16 R_ARM_JUMP_SLOT 00000000 caca_get_canvas_height │ │ │ │ -0033ee30 0002f016 R_ARM_JUMP_SLOT 00000000 XRaiseWindow │ │ │ │ -0033ee34 0002f116 R_ARM_JUMP_SLOT 00000000 vorbis_info_init@libvorbisidec.so.1 │ │ │ │ -0033ee38 0002f216 R_ARM_JUMP_SLOT 00000000 XAllocWMHints │ │ │ │ -0033ee3c 0002f316 R_ARM_JUMP_SLOT 00000000 XCreateWindow │ │ │ │ -0033ee40 0002f416 R_ARM_JUMP_SLOT 00000000 opendir@GLIBC_2.4 │ │ │ │ -0033ee44 0002f516 R_ARM_JUMP_SLOT 00000000 gdk_x11_drawable_get_xid │ │ │ │ -0033ee48 0002f616 R_ARM_JUMP_SLOT 00000000 mng_setcb_writedata │ │ │ │ -0033ee4c 0002f716 R_ARM_JUMP_SLOT 00000000 bs2b_set_level │ │ │ │ -0033ee50 0002f816 R_ARM_JUMP_SLOT 00000000 XDGAOpenFramebuffer │ │ │ │ -0033ee54 0002f916 R_ARM_JUMP_SLOT 00000000 XShmQueryVersion │ │ │ │ -0033ee58 0002fa16 R_ARM_JUMP_SLOT 00000000 gtk_spin_button_set_value │ │ │ │ -0033ee5c 0002fb16 R_ARM_JUMP_SLOT 00000000 g_filename_display_name │ │ │ │ -0033ee60 0002fc16 R_ARM_JUMP_SLOT 00000000 mng_create │ │ │ │ -0033ee64 0002fd16 R_ARM_JUMP_SLOT 00000000 snd_pcm_hw_params_set_channels@ALSA_0.9 │ │ │ │ -0033ee68 0002fe16 R_ARM_JUMP_SLOT 00000000 inet_aton@GLIBC_2.4 │ │ │ │ -0033ee6c 0002ff16 R_ARM_JUMP_SLOT 00000000 gtk_box_pack_start │ │ │ │ -0033ee70 00030016 R_ARM_JUMP_SLOT 00000000 qsort@GLIBC_2.4 │ │ │ │ -0033ee74 00030116 R_ARM_JUMP_SLOT 00000000 jpeg_finish_compress@LIBJPEG_6.2 │ │ │ │ -0033ee78 00030216 R_ARM_JUMP_SLOT 00000000 jpeg_destroy_decompress@LIBJPEG_6.2 │ │ │ │ -0033ee7c 00030316 R_ARM_JUMP_SLOT 00000000 gtk_window_set_title │ │ │ │ -0033ee80 00030516 R_ARM_JUMP_SLOT 00000000 DVDCloseFile │ │ │ │ -0033ee84 00030616 R_ARM_JUMP_SLOT 00000000 snd_mixer_attach@ALSA_0.9 │ │ │ │ -0033ee88 00030816 R_ARM_JUMP_SLOT 00000000 DGifGetExtensionNext │ │ │ │ -0033ee8c 00030916 R_ARM_JUMP_SLOT 00000000 avcodec_find_encoder_by_name@LIBAVCODEC_61 │ │ │ │ -0033ee90 00030a16 R_ARM_JUMP_SLOT 00000000 snd_mixer_elem_next@ALSA_0.9 │ │ │ │ -0033ee94 00030c16 R_ARM_JUMP_SLOT 00000000 sqrt@GLIBC_2.4 │ │ │ │ -0033ee98 00030d16 R_ARM_JUMP_SLOT 00000000 avformat_get_riff_video_tags@LIBAVFORMAT_61 │ │ │ │ -0033ee9c 00030e16 R_ARM_JUMP_SLOT 00000000 mpeg2_close │ │ │ │ -0033eea0 00030f16 R_ARM_JUMP_SLOT 00000000 av_packet_unref@LIBAVCODEC_61 │ │ │ │ -0033eea4 00031016 R_ARM_JUMP_SLOT 00000000 ogg_stream_clear │ │ │ │ -0033eea8 00031116 R_ARM_JUMP_SLOT 00000000 a52_init │ │ │ │ -0033eeac 00031216 R_ARM_JUMP_SLOT 00000000 swr_free@LIBSWRESAMPLE_5 │ │ │ │ -0033eeb0 00031316 R_ARM_JUMP_SLOT 00000000 gtk_scrolled_window_set_policy │ │ │ │ -0033eeb4 00031416 R_ARM_JUMP_SLOT 00000000 gtk_button_box_set_child_size │ │ │ │ -0033eeb8 00031516 R_ARM_JUMP_SLOT 00000000 __assert_fail@GLIBC_2.4 │ │ │ │ -0033eebc 00031616 R_ARM_JUMP_SLOT 00000000 alSourcefv │ │ │ │ -0033eec0 00031716 R_ARM_JUMP_SLOT 00000000 strtoul@GLIBC_2.4 │ │ │ │ -0033eec4 00031816 R_ARM_JUMP_SLOT 00000000 pthread_join@GLIBC_2.34 │ │ │ │ -0033eec8 00031916 R_ARM_JUMP_SLOT 00000000 pa_context_disconnect@PULSE_0 │ │ │ │ -0033eecc 00031a16 R_ARM_JUMP_SLOT 00000000 strerror@GLIBC_2.4 │ │ │ │ -0033eed0 00031b16 R_ARM_JUMP_SLOT 00000000 snd_mixer_load@ALSA_0.9 │ │ │ │ -0033eed4 00031c16 R_ARM_JUMP_SLOT 00000000 av_lzo1x_decode@LIBAVUTIL_59 │ │ │ │ -0033eed8 00031d16 R_ARM_JUMP_SLOT 00000000 FT_Set_Charmap │ │ │ │ -0033eedc 00031e16 R_ARM_JUMP_SLOT 00000000 ogg_page_serialno │ │ │ │ -0033eee0 00031f16 R_ARM_JUMP_SLOT 00000000 XvPutImage │ │ │ │ -0033eee4 00032016 R_ARM_JUMP_SLOT 00000000 pa_threaded_mainloop_get_api@PULSE_0 │ │ │ │ -0033eee8 00032116 R_ARM_JUMP_SLOT 00000000 XCreateBitmapFromData │ │ │ │ -0033eeec 00032216 R_ARM_JUMP_SLOT 00000000 dlerror@GLIBC_2.34 │ │ │ │ -0033eef0 00032316 R_ARM_JUMP_SLOT 00000000 fribidi_log2vis │ │ │ │ -0033eef4 00032416 R_ARM_JUMP_SLOT 00000000 XClearWindow │ │ │ │ -0033eef8 00032516 R_ARM_JUMP_SLOT 00000000 __isoc99_vsscanf@GLIBC_2.7 │ │ │ │ -0033eefc 00032616 R_ARM_JUMP_SLOT 00000000 gtk_button_new │ │ │ │ -0033ef00 00032716 R_ARM_JUMP_SLOT 00000000 mng_display_reset │ │ │ │ -0033ef04 00032816 R_ARM_JUMP_SLOT 00000000 DGifGetRecordType │ │ │ │ -0033ef08 00032916 R_ARM_JUMP_SLOT 00000000 png_destroy_read_struct@PNG16_0 │ │ │ │ -0033ef0c 00032a16 R_ARM_JUMP_SLOT 00000000 gtk_list_store_clear │ │ │ │ -0033ef10 00032b16 R_ARM_JUMP_SLOT 00000000 gtk_label_set_justify │ │ │ │ -0033ef14 00032c16 R_ARM_JUMP_SLOT 00000000 gtk_main_iteration_do │ │ │ │ -0033ef18 00032d16 R_ARM_JUMP_SLOT 00000000 __errno_location@GLIBC_2.4 │ │ │ │ -0033ef1c 00032e16 R_ARM_JUMP_SLOT 00000000 dca_frame │ │ │ │ -0033ef20 00032f16 R_ARM_JUMP_SLOT 00000000 gtk_clist_append │ │ │ │ -0033ef24 00033016 R_ARM_JUMP_SLOT 00000000 gtk_window_set_modal │ │ │ │ -0033ef28 00033116 R_ARM_JUMP_SLOT 00000000 jack_set_process_callback │ │ │ │ -0033ef2c 00033216 R_ARM_JUMP_SLOT 00000000 vdp_device_create_x11 │ │ │ │ -0033ef30 00033316 R_ARM_JUMP_SLOT 00000000 gtk_window_get_position │ │ │ │ -0033ef34 00033416 R_ARM_JUMP_SLOT 00000000 AuStopFlow │ │ │ │ -0033ef38 00033516 R_ARM_JUMP_SLOT 00000000 mng_setcb_gettickcount │ │ │ │ -0033ef3c 00033616 R_ARM_JUMP_SLOT 00000000 avio_size@LIBAVFORMAT_61 │ │ │ │ -0033ef40 00033716 R_ARM_JUMP_SLOT 00000000 __time64@GLIBC_2.34 │ │ │ │ -0033ef44 00033816 R_ARM_JUMP_SLOT 00000000 glViewport │ │ │ │ -0033ef48 00033916 R_ARM_JUMP_SLOT 00000000 FT_Get_Glyph │ │ │ │ -0033ef4c 00033a16 R_ARM_JUMP_SLOT 00000000 ass_new_track │ │ │ │ -0033ef50 00033b16 R_ARM_JUMP_SLOT 00000000 pa_stream_flush@PULSE_0 │ │ │ │ -0033ef54 00033c16 R_ARM_JUMP_SLOT 00000000 snd_pcm_hw_params_any@ALSA_0.9 │ │ │ │ -0033ef58 00033d16 R_ARM_JUMP_SLOT 00000000 mng_setcb_settimer │ │ │ │ -0033ef5c 00033e16 R_ARM_JUMP_SLOT 00000000 feof@GLIBC_2.4 │ │ │ │ -0033ef60 00034016 R_ARM_JUMP_SLOT 00000000 pa_context_set_state_callback@PULSE_0 │ │ │ │ -0033ef64 00034116 R_ARM_JUMP_SLOT 00000000 gtk_hbutton_box_new │ │ │ │ -0033ef68 00034216 R_ARM_JUMP_SLOT 00000000 pthread_mutex_lock@GLIBC_2.4 │ │ │ │ -0033ef6c 00034316 R_ARM_JUMP_SLOT 00000000 XScreenSaverSuspend │ │ │ │ -0033ef70 00034416 R_ARM_JUMP_SLOT 00000000 XScreenSaverQueryExtension │ │ │ │ -0033ef74 00034516 R_ARM_JUMP_SLOT 00000000 ogg_sync_reset │ │ │ │ -0033ef78 00034616 R_ARM_JUMP_SLOT 00000000 XAllocNamedColor │ │ │ │ -0033ef7c 00034716 R_ARM_JUMP_SLOT 00000000 __strncpy_chk@GLIBC_2.4 │ │ │ │ -0033ef80 00034816 R_ARM_JUMP_SLOT 00000000 fribidi_remove_bidi_marks │ │ │ │ -0033ef84 00034916 R_ARM_JUMP_SLOT 00000000 pipe@GLIBC_2.4 │ │ │ │ -0033ef88 00034a16 R_ARM_JUMP_SLOT 00000000 SDL_SetVideoMode │ │ │ │ -0033ef8c 00034b16 R_ARM_JUMP_SLOT 00000000 XLookupString │ │ │ │ -0033ef90 00034c16 R_ARM_JUMP_SLOT 00000000 sws_getGaussianVec@LIBSWSCALE_8 │ │ │ │ -0033ef94 00034d16 R_ARM_JUMP_SLOT 00000000 cdio_get_track_sec_count@CDIO_19 │ │ │ │ -0033ef98 00034e16 R_ARM_JUMP_SLOT 00000000 SDL_CreateYUVOverlay │ │ │ │ -0033ef9c 00034f16 R_ARM_JUMP_SLOT 00000000 snd_pcm_hw_params_get_period_size@ALSA_0.9.0rc4 │ │ │ │ -0033efa0 00035016 R_ARM_JUMP_SLOT 00000000 XChangeWindowAttributes │ │ │ │ -0033efa4 00035216 R_ARM_JUMP_SLOT 00000000 gtk_window_set_geometry_hints │ │ │ │ -0033efa8 00035316 R_ARM_JUMP_SLOT 00000000 g_object_set_data_full │ │ │ │ -0033efac 00035416 R_ARM_JUMP_SLOT 00000000 g_slist_append │ │ │ │ -0033efb0 00035516 R_ARM_JUMP_SLOT 00000000 ogg_stream_init │ │ │ │ -0033efb4 00035616 R_ARM_JUMP_SLOT 00000000 gtk_clist_get_type │ │ │ │ -0033efb8 00035716 R_ARM_JUMP_SLOT 00000000 av_parser_close@LIBAVCODEC_61 │ │ │ │ -0033efbc 00035816 R_ARM_JUMP_SLOT 00000000 pa_channel_map_init_auto@PULSE_0 │ │ │ │ -0033efc0 00035916 R_ARM_JUMP_SLOT 00000000 strncpy@GLIBC_2.4 │ │ │ │ -0033efc4 00035a16 R_ARM_JUMP_SLOT 00000000 glEnable │ │ │ │ -0033efc8 00035c16 R_ARM_JUMP_SLOT 00000000 av_frame_alloc@LIBAVUTIL_59 │ │ │ │ -0033efcc 00035d16 R_ARM_JUMP_SLOT 00000000 memmove@GLIBC_2.4 │ │ │ │ -0033efd0 00035e16 R_ARM_JUMP_SLOT 00000000 XShmQueryExtension │ │ │ │ -0033efd4 00035f16 R_ARM_JUMP_SLOT 00000000 jack_port_get_total_latency │ │ │ │ -0033efd8 00036016 R_ARM_JUMP_SLOT 00000000 gtk_spin_button_get_value_as_int │ │ │ │ -0033efdc 00036116 R_ARM_JUMP_SLOT 00000000 FT_Load_Char │ │ │ │ -0033efe0 00036216 R_ARM_JUMP_SLOT 00000000 gtk_button_clicked │ │ │ │ -0033efe4 00036316 R_ARM_JUMP_SLOT 00000000 ass_set_fonts │ │ │ │ -0033efe8 00036416 R_ARM_JUMP_SLOT 00000000 strsep@GLIBC_2.4 │ │ │ │ -0033efec 00036516 R_ARM_JUMP_SLOT 00000000 gtk_frame_set_shadow_type │ │ │ │ -0033eff0 00036616 R_ARM_JUMP_SLOT 00000000 mpg123_getformat │ │ │ │ -0033eff4 00036716 R_ARM_JUMP_SLOT 00000000 bd_get_titles │ │ │ │ -0033eff8 00036816 R_ARM_JUMP_SLOT 00000000 snd_pcm_hw_params_set_buffer_time_near@ALSA_0.9.0rc4 │ │ │ │ -0033effc 00036916 R_ARM_JUMP_SLOT 00000000 av_strndup@LIBAVUTIL_59 │ │ │ │ -0033f000 00036a16 R_ARM_JUMP_SLOT 00000000 access@GLIBC_2.4 │ │ │ │ -0033f004 00036b16 R_ARM_JUMP_SLOT 00000000 cdio_cddap_identify@CDIO_CDDA_2 │ │ │ │ -0033f008 00036c16 R_ARM_JUMP_SLOT 00000000 gtk_widget_realize │ │ │ │ -0033f00c 00036d16 R_ARM_JUMP_SLOT 00000000 pa_strerror@PULSE_0 │ │ │ │ -0033f010 00036e16 R_ARM_JUMP_SLOT 00000000 eglChooseConfig │ │ │ │ -0033f014 00036f16 R_ARM_JUMP_SLOT 00000000 XDefineCursor │ │ │ │ -0033f018 00037116 R_ARM_JUMP_SLOT 00000000 snd_pcm_sw_params_set_stop_threshold@ALSA_0.9 │ │ │ │ -0033f01c 00037216 R_ARM_JUMP_SLOT 00000000 snd_mixer_selem_get_playback_switch@ALSA_0.9 │ │ │ │ -0033f020 00037316 R_ARM_JUMP_SLOT 00000000 ass_add_font │ │ │ │ -0033f024 00037416 R_ARM_JUMP_SLOT 00000000 av_strlcat@LIBAVUTIL_59 │ │ │ │ -0033f028 00037516 R_ARM_JUMP_SLOT 00000000 snd_pcm_delay@ALSA_0.9 │ │ │ │ -0033f02c 00037616 R_ARM_JUMP_SLOT 00000000 mng_putchunk_idat │ │ │ │ -0033f030 00037716 R_ARM_JUMP_SLOT 00000000 av_log@LIBAVUTIL_59 │ │ │ │ -0033f034 00037816 R_ARM_JUMP_SLOT 00000000 raise@GLIBC_2.4 │ │ │ │ -0033f038 00037916 R_ARM_JUMP_SLOT 00000000 vorbis_comment_init@libvorbisidec.so.1 │ │ │ │ -0033f03c 00037a16 R_ARM_JUMP_SLOT 00000000 gdk_pixbuf_get_colorspace │ │ │ │ -0033f040 00037b16 R_ARM_JUMP_SLOT 00000000 gtk_table_set_col_spacings │ │ │ │ -0033f044 00037c16 R_ARM_JUMP_SLOT 00000000 pa_threaded_mainloop_lock@PULSE_0 │ │ │ │ -0033f048 00037d16 R_ARM_JUMP_SLOT 00000000 caca_set_display_title │ │ │ │ -0033f04c 00037e16 R_ARM_JUMP_SLOT 00000000 XDGACloseFramebuffer │ │ │ │ -0033f050 00037f16 R_ARM_JUMP_SLOT 00000000 cdio_get_last_track_num@CDIO_19 │ │ │ │ -0033f054 00038016 R_ARM_JUMP_SLOT 00000000 mpg123_exit │ │ │ │ -0033f058 00038116 R_ARM_JUMP_SLOT 00000000 a52_syncinfo │ │ │ │ -0033f05c 00038216 R_ARM_JUMP_SLOT 00000000 bd_seek │ │ │ │ -0033f060 00038316 R_ARM_JUMP_SLOT 00000000 av_md5_sum@LIBAVUTIL_59 │ │ │ │ -0033f064 00038416 R_ARM_JUMP_SLOT 00000000 compress2 │ │ │ │ -0033f068 00038516 R_ARM_JUMP_SLOT 00000000 sio_onvol │ │ │ │ -0033f06c 00038616 R_ARM_JUMP_SLOT 00000000 eglSwapBuffers │ │ │ │ -0033f070 00038716 R_ARM_JUMP_SLOT 00000000 av_fifo_can_write@LIBAVUTIL_59 │ │ │ │ -0033f074 00038816 R_ARM_JUMP_SLOT 00000000 __cxa_finalize@GLIBC_2.4 │ │ │ │ -0033f078 00038916 R_ARM_JUMP_SLOT 00000000 caca_free_canvas │ │ │ │ -0033f07c 00038a16 R_ARM_JUMP_SLOT 00000000 dvdnav_is_domain_vts │ │ │ │ -0033f080 00038b16 R_ARM_JUMP_SLOT 00000000 avcodec_align_dimensions@LIBAVCODEC_61 │ │ │ │ -0033f084 00038c16 R_ARM_JUMP_SLOT 00000000 avcodec_alloc_context3@LIBAVCODEC_61 │ │ │ │ -0033f088 00038d16 R_ARM_JUMP_SLOT 00000000 __mktime64@GLIBC_2.34 │ │ │ │ -0033f08c 00038e16 R_ARM_JUMP_SLOT 00000000 XShapeCombineMask │ │ │ │ -0033f090 00038f16 R_ARM_JUMP_SLOT 00000000 creat64@GLIBC_2.4 │ │ │ │ -0033f094 00039016 R_ARM_JUMP_SLOT 00000000 sws_setColorspaceDetails@LIBSWSCALE_8 │ │ │ │ -0033f098 00039116 R_ARM_JUMP_SLOT 00000000 av_aes_init@LIBAVUTIL_59 │ │ │ │ -0033f09c 00039216 R_ARM_JUMP_SLOT 00000000 th_decode_alloc@libtheoradec_1.0 │ │ │ │ -0033f0a0 00039316 R_ARM_JUMP_SLOT 00000000 tcgetattr@GLIBC_2.4 │ │ │ │ -0033f0a4 00039416 R_ARM_JUMP_SLOT 00000000 eglGetConfigs │ │ │ │ -0033f0a8 00039516 R_ARM_JUMP_SLOT 00000000 malloc@GLIBC_2.4 │ │ │ │ -0033f0ac 00039616 R_ARM_JUMP_SLOT 00000000 av_opt_show2@LIBAVUTIL_59 │ │ │ │ -0033f0b0 00039716 R_ARM_JUMP_SLOT 00000000 gdk_display_get_default │ │ │ │ -0033f0b4 00039816 R_ARM_JUMP_SLOT 00000000 jack_get_sample_rate │ │ │ │ -0033f0b8 00039916 R_ARM_JUMP_SLOT 00000000 XMapWindow │ │ │ │ -0033f0bc 00039a16 R_ARM_JUMP_SLOT 00000000 SDL_GL_LoadLibrary │ │ │ │ -0033f0c0 00039b16 R_ARM_JUMP_SLOT 00000000 ass_read_memory │ │ │ │ -0033f0c4 00039c16 R_ARM_JUMP_SLOT 00000000 glXSwapBuffers │ │ │ │ -0033f0c8 00039d16 R_ARM_JUMP_SLOT 00000000 av_strncasecmp@LIBAVUTIL_59 │ │ │ │ -0033f0cc 00039e16 R_ARM_JUMP_SLOT 00000000 avformat_configuration@LIBAVFORMAT_61 │ │ │ │ -0033f0d0 00039f16 R_ARM_JUMP_SLOT 00000000 kill@GLIBC_2.4 │ │ │ │ -0033f0d4 0003a116 R_ARM_JUMP_SLOT 00000000 gtk_widget_get_style │ │ │ │ -0033f0d8 0003a216 R_ARM_JUMP_SLOT 00000000 mng_putchunk_mend │ │ │ │ -0033f0dc 0003a416 R_ARM_JUMP_SLOT 00000000 gtk_window_move │ │ │ │ -0033f0e0 0003a516 R_ARM_JUMP_SLOT 00000000 th_comment_init@libtheoradec_1.0 │ │ │ │ -0033f0e4 0003a616 R_ARM_JUMP_SLOT 00000000 strlen@GLIBC_2.4 │ │ │ │ -0033f0e8 0003a716 R_ARM_JUMP_SLOT 00000000 snd_pcm_open@ALSA_0.9 │ │ │ │ -0033f0ec 0003a816 R_ARM_JUMP_SLOT 00000000 ogg_sync_init │ │ │ │ -0033f0f0 0003a916 R_ARM_JUMP_SLOT 00000000 glTexParameteri │ │ │ │ -0033f0f4 0003aa16 R_ARM_JUMP_SLOT 00000000 closedir@GLIBC_2.4 │ │ │ │ -0033f0f8 0003ab16 R_ARM_JUMP_SLOT 00000000 gtk_ctree_select │ │ │ │ -0033f0fc 0003ac16 R_ARM_JUMP_SLOT 00000000 FcFontMatch │ │ │ │ -0033f100 0003ad16 R_ARM_JUMP_SLOT 00000000 XF86VidModeQueryVersion │ │ │ │ -0033f104 0003ae16 R_ARM_JUMP_SLOT 00000000 gtk_menu_item_set_submenu │ │ │ │ -0033f108 0003af16 R_ARM_JUMP_SLOT 00000000 shmat@GLIBC_2.4 │ │ │ │ -0033f10c 0003b016 R_ARM_JUMP_SLOT 00000000 __open64_2@GLIBC_2.7 │ │ │ │ -0033f110 0003b216 R_ARM_JUMP_SLOT 00000000 av_d2q@LIBAVUTIL_59 │ │ │ │ -0033f114 0003b316 R_ARM_JUMP_SLOT 00000000 mpeg2_accel │ │ │ │ -0033f118 0003b416 R_ARM_JUMP_SLOT 00000000 bs2b_cross_feed_s32be │ │ │ │ -0033f11c 0003b516 R_ARM_JUMP_SLOT 00000000 mng_setcb_openstream │ │ │ │ -0033f120 0003b616 R_ARM_JUMP_SLOT 00000000 av_fifo_reset2@LIBAVUTIL_59 │ │ │ │ -0033f124 0003b716 R_ARM_JUMP_SLOT 00000000 g_object_ref │ │ │ │ -0033f128 0003b816 R_ARM_JUMP_SLOT 00000000 jack_get_ports │ │ │ │ -0033f12c 0003b916 R_ARM_JUMP_SLOT 00000000 th_info_init@libtheoradec_1.0 │ │ │ │ -0033f130 0003ba16 R_ARM_JUMP_SLOT 00000000 glShadeModel │ │ │ │ -0033f134 0003bb16 R_ARM_JUMP_SLOT 00000000 dvdnav_get_next_block │ │ │ │ -0033f138 0003bc16 R_ARM_JUMP_SLOT 00000000 snd_pcm_state@ALSA_0.9 │ │ │ │ -0033f13c 0003bd16 R_ARM_JUMP_SLOT 00000000 XIconifyWindow │ │ │ │ -0033f140 0003be16 R_ARM_JUMP_SLOT 00000000 avcodec_close@LIBAVCODEC_61 │ │ │ │ -0033f144 0003bf16 R_ARM_JUMP_SLOT 00000000 mpg123_init │ │ │ │ -0033f148 0003c016 R_ARM_JUMP_SLOT 00000000 gtk_text_view_set_cursor_visible │ │ │ │ -0033f14c 0003c116 R_ARM_JUMP_SLOT 00000000 gtk_clist_thaw │ │ │ │ -0033f150 0003c216 R_ARM_JUMP_SLOT 00000000 glFinish │ │ │ │ -0033f154 0003c316 R_ARM_JUMP_SLOT 00000000 glXChooseVisual │ │ │ │ -0033f158 0003c416 R_ARM_JUMP_SLOT 00000000 gtk_widget_get_window │ │ │ │ -0033f15c 0003c516 R_ARM_JUMP_SLOT 00000000 xvid_global │ │ │ │ -0033f160 0003c616 R_ARM_JUMP_SLOT 00000000 avcodec_find_decoder@LIBAVCODEC_61 │ │ │ │ -0033f164 0003c716 R_ARM_JUMP_SLOT 00000000 strtoll@GLIBC_2.4 │ │ │ │ -0033f168 0003c816 R_ARM_JUMP_SLOT 00000000 gtk_entry_set_text │ │ │ │ -0033f16c 0003c916 R_ARM_JUMP_SLOT 00000000 av_seek_frame@LIBAVFORMAT_61 │ │ │ │ -0033f170 0003cb16 R_ARM_JUMP_SLOT 00000000 vorbis_synthesis_headerin@libvorbisidec.so.1 │ │ │ │ -0033f174 0003cc16 R_ARM_JUMP_SLOT 00000000 jpeg_set_quality@LIBJPEG_6.2 │ │ │ │ -0033f178 0003cd16 R_ARM_JUMP_SLOT 00000000 gtk_vbox_new │ │ │ │ -0033f17c 0003ce16 R_ARM_JUMP_SLOT 00000000 bs2b_open │ │ │ │ -0033f180 0003cf16 R_ARM_JUMP_SLOT 00000000 caca_set_dither_color │ │ │ │ -0033f184 0003d016 R_ARM_JUMP_SLOT 00000000 gtk_frame_new │ │ │ │ -0033f188 0003d116 R_ARM_JUMP_SLOT 00000000 dvdnav_get_number_of_titles │ │ │ │ -0033f18c 0003d216 R_ARM_JUMP_SLOT 00000000 mpeg2_custom_fbuf │ │ │ │ -0033f190 0003d316 R_ARM_JUMP_SLOT 00000000 gtk_vseparator_new │ │ │ │ -0033f194 0003d516 R_ARM_JUMP_SLOT 00000000 av_parser_parse2@LIBAVCODEC_61 │ │ │ │ -0033f198 0003d616 R_ARM_JUMP_SLOT 00000000 bd_free_title_info │ │ │ │ -0033f19c 0003d716 R_ARM_JUMP_SLOT 00000000 jpeg_set_defaults@LIBJPEG_6.2 │ │ │ │ -0033f1a0 0003d816 R_ARM_JUMP_SLOT 00000000 FT_New_Memory_Face │ │ │ │ -0033f1a4 0003d916 R_ARM_JUMP_SLOT 00000000 avformat_close_input@LIBAVFORMAT_61 │ │ │ │ -0033f1a8 0003da16 R_ARM_JUMP_SLOT 00000000 AuDispatchEvent │ │ │ │ -0033f1ac 0003db16 R_ARM_JUMP_SLOT 00000000 snd_output_stdio_attach@ALSA_0.9 │ │ │ │ -0033f1b0 0003dc16 R_ARM_JUMP_SLOT 00000000 rand@GLIBC_2.4 │ │ │ │ -0033f1b4 0003dd16 R_ARM_JUMP_SLOT 00000000 SDL_Flip │ │ │ │ -0033f1b8 0003de16 R_ARM_JUMP_SLOT 00000000 gtk_widget_show_all │ │ │ │ -0033f1bc 0003df16 R_ARM_JUMP_SLOT 00000000 memcmp@GLIBC_2.4 │ │ │ │ -0033f1c0 0003e016 R_ARM_JUMP_SLOT 00000000 memset@GLIBC_2.4 │ │ │ │ -0033f1c4 0003e116 R_ARM_JUMP_SLOT 00000000 __strcat_chk@GLIBC_2.4 │ │ │ │ -0033f1c8 0003e216 R_ARM_JUMP_SLOT 00000000 jack_port_name │ │ │ │ -0033f1cc 0003e316 R_ARM_JUMP_SLOT 00000000 bd_chapter_pos │ │ │ │ -0033f1d0 0003e416 R_ARM_JUMP_SLOT 00000000 cdio_cddap_open@CDIO_CDDA_2 │ │ │ │ -0033f1d4 0003e516 R_ARM_JUMP_SLOT 00000000 png_get_IHDR@PNG16_0 │ │ │ │ -0033f1d8 0003e616 R_ARM_JUMP_SLOT 00000000 XvFreeEncodingInfo │ │ │ │ -0033f1dc 0003e916 R_ARM_JUMP_SLOT 00000000 a52_samples │ │ │ │ -0033f1e0 0003ea16 R_ARM_JUMP_SLOT 00000000 caca_refresh_display │ │ │ │ -0033f1e4 0003ec16 R_ARM_JUMP_SLOT 00000000 jpeg_CreateDecompress@LIBJPEG_6.2 │ │ │ │ -0033f1e8 0003ed16 R_ARM_JUMP_SLOT 00000000 XSetWMProtocols │ │ │ │ -0033f1ec 0003ee16 R_ARM_JUMP_SLOT 00000000 fread@GLIBC_2.4 │ │ │ │ -0033f1f0 0003ef16 R_ARM_JUMP_SLOT 00000000 glXCreateContext │ │ │ │ -0033f1f4 0003f016 R_ARM_JUMP_SLOT 00000000 dvdnav_angle_change │ │ │ │ -0033f1f8 0003f216 R_ARM_JUMP_SLOT 00000000 bd_select_title │ │ │ │ -0033f1fc 0003f316 R_ARM_JUMP_SLOT 00000000 __fprintf_chk@GLIBC_2.4 │ │ │ │ -0033f200 0003f416 R_ARM_JUMP_SLOT 00000000 mpeg2_set_buf │ │ │ │ -0033f204 0003f516 R_ARM_JUMP_SLOT 00000000 strcat@GLIBC_2.4 │ │ │ │ -0033f208 0003f616 R_ARM_JUMP_SLOT 00000000 SDL_GetError │ │ │ │ -0033f20c 0003f716 R_ARM_JUMP_SLOT 00000000 abort@GLIBC_2.4 │ │ │ │ -0033f210 0003f816 R_ARM_JUMP_SLOT 00000000 bs2b_cross_feed_s16be │ │ │ │ -0033f214 0003f916 R_ARM_JUMP_SLOT 00000000 jack_connect │ │ │ │ -0033f218 0003fa16 R_ARM_JUMP_SLOT 00000000 XShapeQueryVersion │ │ │ │ -0033f21c 0003fb16 R_ARM_JUMP_SLOT 00000000 gdk_pixbuf_get_bits_per_sample │ │ │ │ -0033f220 0003fc16 R_ARM_JUMP_SLOT 00000000 XvQueryEncodings │ │ │ │ -0033f224 0003fd16 R_ARM_JUMP_SLOT 00000000 snd_pcm_drain@ALSA_0.9 │ │ │ │ -0033f228 0003ff16 R_ARM_JUMP_SLOT 00000000 fribidi_set_mirroring │ │ │ │ -0033f22c 00040016 R_ARM_JUMP_SLOT 00000000 av_read_frame@LIBAVFORMAT_61 │ │ │ │ -0033f230 00040216 R_ARM_JUMP_SLOT 00000000 dca_blocks_num │ │ │ │ -0033f234 00040316 R_ARM_JUMP_SLOT 00000000 gtk_scale_set_value_pos │ │ │ │ -0033f238 00040416 R_ARM_JUMP_SLOT 00000000 XGetAtomName │ │ │ │ -0033f23c 00040516 R_ARM_JUMP_SLOT 00000000 sio_pollfd │ │ │ │ -0033f240 00040616 R_ARM_JUMP_SLOT 00000000 bs2b_set_level_feed │ │ │ │ -0033f244 00040816 R_ARM_JUMP_SLOT 00000000 gtk_clist_set_shadow_type │ │ │ │ -0033f248 00040916 R_ARM_JUMP_SLOT 00000000 EGifPutLine │ │ │ │ -0033f24c 00040a16 R_ARM_JUMP_SLOT 00000000 dvdnav_set_readahead_flag │ │ │ │ -0033f250 00040b16 R_ARM_JUMP_SLOT 00000000 bs2b_cross_feed_fle │ │ │ │ -0033f254 00040c16 R_ARM_JUMP_SLOT 00000000 XPutImage │ │ │ │ -0033f258 00040d16 R_ARM_JUMP_SLOT 00000000 vorbis_synthesis@libvorbisidec.so.1 │ │ │ │ -0033f25c 00040e16 R_ARM_JUMP_SLOT 00000000 pa_stream_set_name@PULSE_0 │ │ │ │ -0033f260 00041016 R_ARM_JUMP_SLOT 00000000 snd_pcm_status_get_avail@ALSA_0.9 │ │ │ │ -0033f264 00041116 R_ARM_JUMP_SLOT 00000000 XGetImage │ │ │ │ -0033f268 00041216 R_ARM_JUMP_SLOT 00000000 bd_tell │ │ │ │ -0033f26c 00041316 R_ARM_JUMP_SLOT 00000000 fgets@GLIBC_2.4 │ │ │ │ -0033f270 00041416 R_ARM_JUMP_SLOT 00000000 aa_puts@AA_1.4 │ │ │ │ -0033f274 00041616 R_ARM_JUMP_SLOT 00000000 mng_setcb_readdata │ │ │ │ -0033f278 00041716 R_ARM_JUMP_SLOT 00000000 pa_stream_new@PULSE_0 │ │ │ │ -0033f27c 00041816 R_ARM_JUMP_SLOT 00000000 swr_alloc@LIBSWRESAMPLE_5 │ │ │ │ -0033f280 00041916 R_ARM_JUMP_SLOT 00000000 av_log_set_callback@LIBAVUTIL_59 │ │ │ │ -0033f284 00041a16 R_ARM_JUMP_SLOT 00000000 av_opt_set_sample_fmt@LIBAVUTIL_59 │ │ │ │ -0033f288 00041b16 R_ARM_JUMP_SLOT 00000000 sincos@GLIBC_2.4 │ │ │ │ -0033f28c 00041c16 R_ARM_JUMP_SLOT 00000000 gtk_ctree_sort_node │ │ │ │ -0033f290 00041d16 R_ARM_JUMP_SLOT 00000000 memchr@GLIBC_2.4 │ │ │ │ -0033f294 00041e16 R_ARM_JUMP_SLOT 00000000 gtk_scale_set_digits │ │ │ │ -0033f298 00041f16 R_ARM_JUMP_SLOT 00000000 cdio_cddap_disc_lastsector@CDIO_CDDA_2 │ │ │ │ -0033f29c 00042016 R_ARM_JUMP_SLOT 00000000 GifFreeMapObject │ │ │ │ -0033f2a0 00042116 R_ARM_JUMP_SLOT 00000000 bs2b_cross_feed_f │ │ │ │ -0033f2a4 00042216 R_ARM_JUMP_SLOT 00000000 gtk_text_view_new │ │ │ │ -0033f2a8 00042316 R_ARM_JUMP_SLOT 00000000 gtk_widget_set_size_request │ │ │ │ -0033f2ac 00042416 R_ARM_JUMP_SLOT 00000000 sws_freeVec@LIBSWSCALE_8 │ │ │ │ -0033f2b0 00042516 R_ARM_JUMP_SLOT 00000000 bd_get_current_chapter │ │ │ │ -0033f2b4 00042616 R_ARM_JUMP_SLOT 00000000 gtk_toggle_button_set_active │ │ │ │ -0033f2b8 00042716 R_ARM_JUMP_SLOT 00000000 AuStartFlow │ │ │ │ -0033f2bc 00042816 R_ARM_JUMP_SLOT 00000000 avcodec_find_encoder@LIBAVCODEC_61 │ │ │ │ -0033f2c0 00042916 R_ARM_JUMP_SLOT 00000000 av_mallocz@LIBAVUTIL_59 │ │ │ │ -0033f2c4 00042a16 R_ARM_JUMP_SLOT 00000000 g_utf8_validate │ │ │ │ -0033f2c8 00042b16 R_ARM_JUMP_SLOT 00000000 av_dict_get@LIBAVUTIL_59 │ │ │ │ -0033f2cc 00042c16 R_ARM_JUMP_SLOT 00000000 th_decode_packetin@libtheoradec_1.0 │ │ │ │ -0033f2d0 00042d16 R_ARM_JUMP_SLOT 00000000 AuCreateFlow │ │ │ │ -0033f2d4 00042e16 R_ARM_JUMP_SLOT 00000000 av_find_input_format@LIBAVFORMAT_61 │ │ │ │ -0033f2d8 00042f16 R_ARM_JUMP_SLOT 00000000 gtk_entry_get_text │ │ │ │ -0033f2dc 00043016 R_ARM_JUMP_SLOT 00000000 textdomain@GLIBC_2.4 │ │ │ │ -0033f2e0 00043116 R_ARM_JUMP_SLOT 00000000 snd_mixer_selem_get_playback_volume@ALSA_0.9 │ │ │ │ -0033f2e4 00043216 R_ARM_JUMP_SLOT 00000000 g_slist_insert │ │ │ │ -0033f2e8 00043316 R_ARM_JUMP_SLOT 00000000 shmget@GLIBC_2.4 │ │ │ │ -0033f2ec 00043416 R_ARM_JUMP_SLOT 00000000 XCreateImage │ │ │ │ -0033f2f0 00043516 R_ARM_JUMP_SLOT 00000000 snd_pcm_hw_params_set_channels_near@ALSA_0.9.0rc4 │ │ │ │ -0033f2f4 00043616 R_ARM_JUMP_SLOT 00000000 XMoveWindow │ │ │ │ -0033f2f8 00043716 R_ARM_JUMP_SLOT 00000000 FcDefaultSubstitute │ │ │ │ -0033f2fc 00043816 R_ARM_JUMP_SLOT 00000000 getuid@GLIBC_2.4 │ │ │ │ -0033f300 00043916 R_ARM_JUMP_SLOT 00000000 pa_context_set_sink_input_volume@PULSE_0 │ │ │ │ -0033f304 00043a16 R_ARM_JUMP_SLOT 00000000 eglCreateContext │ │ │ │ -0033f308 00043b16 R_ARM_JUMP_SLOT 00000000 gtk_clist_set_column_width │ │ │ │ -0033f30c 00043c16 R_ARM_JUMP_SLOT 00000000 av_md5_alloc@LIBAVUTIL_59 │ │ │ │ -0033f310 00043d16 R_ARM_JUMP_SLOT 00000000 gtk_ctree_get_node_info │ │ │ │ -0033f314 00043e16 R_ARM_JUMP_SLOT 00000000 XvFreeAdaptorInfo │ │ │ │ -0033f318 00043f16 R_ARM_JUMP_SLOT 00000000 avcodec_fill_audio_frame@LIBAVCODEC_61 │ │ │ │ -0033f31c 00044016 R_ARM_JUMP_SLOT 00000000 pp_free_mode@LIBPOSTPROC_58 │ │ │ │ -0033f320 00044116 R_ARM_JUMP_SLOT 00000000 sio_getpar │ │ │ │ -0033f324 00044216 R_ARM_JUMP_SLOT 00000000 avcodec_receive_packet@LIBAVCODEC_61 │ │ │ │ -0033f328 00044316 R_ARM_JUMP_SLOT 00000000 gtk_label_set_text │ │ │ │ -0033f32c 00044416 R_ARM_JUMP_SLOT 00000000 getc@GLIBC_2.4 │ │ │ │ -0033f330 00044616 R_ARM_JUMP_SLOT 00000000 ass_set_fonts_dir │ │ │ │ -0033f334 00044716 R_ARM_JUMP_SLOT 00000000 gtk_clist_sort │ │ │ │ -0033f338 00044816 R_ARM_JUMP_SLOT 00000000 strtod@GLIBC_2.4 │ │ │ │ -0033f33c 00044916 R_ARM_JUMP_SLOT 00000000 snd_mixer_close@ALSA_0.9 │ │ │ │ -0033f340 00044a16 R_ARM_JUMP_SLOT 00000000 pa_threaded_mainloop_free@PULSE_0 │ │ │ │ -0033f344 00044c16 R_ARM_JUMP_SLOT 00000000 av_alloc_vdpaucontext@LIBAVCODEC_61 │ │ │ │ -0033f348 00044d16 R_ARM_JUMP_SLOT 00000000 SDL_UpdateRects │ │ │ │ -0033f34c 00044e16 R_ARM_JUMP_SLOT 00000000 cdio_cddap_tracks@CDIO_CDDA_2 │ │ │ │ -0033f350 00044f16 R_ARM_JUMP_SLOT 00000000 sws_alloc_context@LIBSWSCALE_8 │ │ │ │ -0033f354 00045016 R_ARM_JUMP_SLOT 00000000 socket@GLIBC_2.4 │ │ │ │ -0033f358 00045116 R_ARM_JUMP_SLOT 00000000 av_asprintf@LIBAVUTIL_59 │ │ │ │ -0033f35c 00045216 R_ARM_JUMP_SLOT 00000000 dv_parse_header │ │ │ │ -0033f360 00045316 R_ARM_JUMP_SLOT 00000000 rint@GLIBC_2.4 │ │ │ │ -0033f364 00045416 R_ARM_JUMP_SLOT 00000000 vorbis_synthesis_read@libvorbisidec.so.1 │ │ │ │ -0033f368 00045516 R_ARM_JUMP_SLOT 00000000 snd_config_update_free_global@ALSA_0.9 │ │ │ │ -0033f36c 00045616 R_ARM_JUMP_SLOT 00000000 SDL_OpenAudio │ │ │ │ -0033f370 00045716 R_ARM_JUMP_SLOT 00000000 av_opt_set_double@LIBAVUTIL_59 │ │ │ │ -0033f374 00045816 R_ARM_JUMP_SLOT 00000000 bs2b_cross_feed_u24le │ │ │ │ -0033f378 00045916 R_ARM_JUMP_SLOT 00000000 dlsym@GLIBC_2.34 │ │ │ │ -0033f37c 00045a16 R_ARM_JUMP_SLOT 00000000 gtk_window_set_wmclass │ │ │ │ -0033f380 00045b16 R_ARM_JUMP_SLOT 00000000 eglGetDisplay │ │ │ │ -0033f384 00045c16 R_ARM_JUMP_SLOT 00000000 g_signal_handlers_block_matched │ │ │ │ -0033f388 00045d16 R_ARM_JUMP_SLOT 00000000 AuWriteElement │ │ │ │ -0033f38c 00045e16 R_ARM_JUMP_SLOT 00000000 ogg_page_continued │ │ │ │ -0033f390 00045f16 R_ARM_JUMP_SLOT 00000000 gtk_widget_destroyed │ │ │ │ -0033f394 00046016 R_ARM_JUMP_SLOT 00000000 jack_port_get_buffer │ │ │ │ -0033f398 00046116 R_ARM_JUMP_SLOT 00000000 dcgettext@GLIBC_2.4 │ │ │ │ -0033f39c 00046216 R_ARM_JUMP_SLOT 00000000 aa_getrenderparams@AA_1.4 │ │ │ │ -0033f3a0 00046316 R_ARM_JUMP_SLOT 00000000 mng_putchunk_save │ │ │ │ -0033f3a4 00046416 R_ARM_JUMP_SLOT 00000000 sigaction@GLIBC_2.4 │ │ │ │ -0033f3a8 00046516 R_ARM_JUMP_SLOT 00000000 __vsnprintf_chk@GLIBC_2.4 │ │ │ │ -0033f3ac 00046616 R_ARM_JUMP_SLOT 00000000 eglMakeCurrent │ │ │ │ -0033f3b0 00046716 R_ARM_JUMP_SLOT 00000000 gtk_entry_new │ │ │ │ -0033f3b4 00046816 R_ARM_JUMP_SLOT 00000000 alListenerf │ │ │ │ -0033f3b8 00046916 R_ARM_JUMP_SLOT 00000000 dvdnav_sector_search │ │ │ │ -0033f3bc 00046a16 R_ARM_JUMP_SLOT 00000000 dvdnav_get_number_of_parts │ │ │ │ -0033f3c0 00046b16 R_ARM_JUMP_SLOT 00000000 jpeg_stdio_dest@LIBJPEG_6.2 │ │ │ │ -0033f3c4 00046c16 R_ARM_JUMP_SLOT 00000000 SDL_FillRect │ │ │ │ -0033f3c8 00046d16 R_ARM_JUMP_SLOT 00000000 dv_decode_full_audio │ │ │ │ -0033f3cc 00046e16 R_ARM_JUMP_SLOT 00000000 XTranslateCoordinates │ │ │ │ -0033f3d0 00046f16 R_ARM_JUMP_SLOT 00000000 vorbis_synthesis_pcmout@libvorbisidec.so.1 │ │ │ │ -0033f3d4 00047016 R_ARM_JUMP_SLOT 00000000 alSourceStopv │ │ │ │ -0033f3d8 00047116 R_ARM_JUMP_SLOT 00000000 strncmp@GLIBC_2.4 │ │ │ │ -0033f3dc 00047216 R_ARM_JUMP_SLOT 00000000 png_read_image@PNG16_0 │ │ │ │ -0033f3e0 00047316 R_ARM_JUMP_SLOT 00000000 EGifPutExtension │ │ │ │ -0033f3e4 00047416 R_ARM_JUMP_SLOT 00000000 snd_pcm_sw_params_get_boundary@ALSA_0.9 │ │ │ │ -0033f3e8 00047516 R_ARM_JUMP_SLOT 00000000 avcodec_find_decoder_by_name@LIBAVCODEC_61 │ │ │ │ -0033f3ec 00047616 R_ARM_JUMP_SLOT 00000000 SDL_EnableUNICODE │ │ │ │ -0033f3f0 00047716 R_ARM_JUMP_SLOT 00000000 caca_get_dither_charset_list │ │ │ │ -0033f3f4 00047816 R_ARM_JUMP_SLOT 00000000 caca_create_canvas │ │ │ │ -0033f3f8 00047916 R_ARM_JUMP_SLOT 00000000 gtk_clist_select_row │ │ │ │ -0033f3fc 00047a16 R_ARM_JUMP_SLOT 00000000 cdio_open@CDIO_19 │ │ │ │ -0033f400 00047b16 R_ARM_JUMP_SLOT 00000000 gtk_radio_button_new_with_label │ │ │ │ -0033f404 00047c16 R_ARM_JUMP_SLOT 00000000 gtk_toggle_button_get_active │ │ │ │ -0033f408 00047d16 R_ARM_JUMP_SLOT 00000000 strcspn@GLIBC_2.4 │ │ │ │ -0033f40c 00047e16 R_ARM_JUMP_SLOT 00000000 gdk_pixmap_colormap_create_from_xpm_d │ │ │ │ -0033f410 00047f16 R_ARM_JUMP_SLOT 00000000 av_md5_final@LIBAVUTIL_59 │ │ │ │ -0033f414 00048016 R_ARM_JUMP_SLOT 00000000 ass_process_codec_private │ │ │ │ -0033f418 00048116 R_ARM_JUMP_SLOT 00000000 eglDestroyContext │ │ │ │ -0033f41c 00048216 R_ARM_JUMP_SLOT 00000000 cdio_paranoia_read@CDIO_PARANOIA_2 │ │ │ │ -0033f420 00048316 R_ARM_JUMP_SLOT 00000000 __strncat_chk@GLIBC_2.4 │ │ │ │ -0033f424 00048416 R_ARM_JUMP_SLOT 00000000 XGetErrorText │ │ │ │ -0033f428 00048516 R_ARM_JUMP_SLOT 00000000 dvdnav_audio_stream_format │ │ │ │ -0033f42c 00048616 R_ARM_JUMP_SLOT 00000000 gtk_widget_get_sensitive │ │ │ │ -0033f430 00048716 R_ARM_JUMP_SLOT 00000000 __longjmp_chk@GLIBC_2.11 │ │ │ │ -0033f434 00048816 R_ARM_JUMP_SLOT 00000000 cdio_paranoia_overlapset@CDIO_PARANOIA_2 │ │ │ │ -0033f438 00048916 R_ARM_JUMP_SLOT 00000000 pa_threaded_mainloop_wait@PULSE_0 │ │ │ │ -0033f43c 00048a16 R_ARM_JUMP_SLOT 00000000 mpg123_param2 │ │ │ │ -0033f440 00048b16 R_ARM_JUMP_SLOT 00000000 snd_pcm_hw_params_set_period_time_near@ALSA_0.9.0rc4 │ │ │ │ -0033f444 00048c16 R_ARM_JUMP_SLOT 00000000 jack_port_register │ │ │ │ -0033f448 00048d16 R_ARM_JUMP_SLOT 00000000 av_sha_final@LIBAVUTIL_59 │ │ │ │ -0033f44c 00048e16 R_ARM_JUMP_SLOT 00000000 pow@GLIBC_2.29 │ │ │ │ -0033f450 00048f16 R_ARM_JUMP_SLOT 00000000 alcDestroyContext │ │ │ │ -0033f454 00049016 R_ARM_JUMP_SLOT 00000000 gtk_combo_box_set_active │ │ │ │ -0033f458 00049116 R_ARM_JUMP_SLOT 00000000 sio_onmove │ │ │ │ -0033f45c 00049216 R_ARM_JUMP_SLOT 00000000 av_demuxer_iterate@LIBAVFORMAT_61 │ │ │ │ -0033f460 00049316 R_ARM_JUMP_SLOT 00000000 av_sample_fmt_is_planar@LIBAVUTIL_59 │ │ │ │ -0033f464 00049416 R_ARM_JUMP_SLOT 00000000 FT_Load_Glyph │ │ │ │ -0033f468 00049516 R_ARM_JUMP_SLOT 00000000 snd_pcm_hw_params_test_format@ALSA_0.9 │ │ │ │ -0033f46c 00049616 R_ARM_JUMP_SLOT 00000000 strchr@GLIBC_2.4 │ │ │ │ -0033f470 00049716 R_ARM_JUMP_SLOT 00000000 ass_set_line_spacing │ │ │ │ -0033f474 00049816 R_ARM_JUMP_SLOT 00000000 FcPatternGetBool │ │ │ │ -0033f478 00049916 R_ARM_JUMP_SLOT 00000000 FT_New_Face │ │ │ │ -0033f47c 00049a16 R_ARM_JUMP_SLOT 00000000 glGetString │ │ │ │ -0033f480 00049b16 R_ARM_JUMP_SLOT 00000000 __sysv_signal@GLIBC_2.4 │ │ │ │ -0033f484 00049c16 R_ARM_JUMP_SLOT 00000000 sio_close │ │ │ │ -0033f488 00049d16 R_ARM_JUMP_SLOT 00000000 pa_get_library_version@PULSE_0 │ │ │ │ -0033f48c 00049e16 R_ARM_JUMP_SLOT 00000000 pa_threaded_mainloop_new@PULSE_0 │ │ │ │ -0033f490 00049f16 R_ARM_JUMP_SLOT 00000000 pa_threaded_mainloop_stop@PULSE_0 │ │ │ │ -0033f494 0004a016 R_ARM_JUMP_SLOT 00000000 avcodec_decode_subtitle2@LIBAVCODEC_61 │ │ │ │ -0033f498 0004a116 R_ARM_JUMP_SLOT 00000000 XScreenSaverQueryVersion │ │ │ │ -0033f49c 0004a216 R_ARM_JUMP_SLOT 00000000 bd_seek_time │ │ │ │ -0033f4a0 0004a316 R_ARM_JUMP_SLOT 00000000 fdopen@GLIBC_2.4 │ │ │ │ -0033f4a4 0004a416 R_ARM_JUMP_SLOT 00000000 __memset_chk@GLIBC_2.4 │ │ │ │ -0033f4a8 0004a516 R_ARM_JUMP_SLOT 00000000 gtk_menu_item_set_right_justified │ │ │ │ -0033f4ac 0004a616 R_ARM_JUMP_SLOT 00000000 glDepthMask │ │ │ │ -0033f4b0 0004a716 R_ARM_JUMP_SLOT 00000000 th_decode_ycbcr_out@libtheoradec_1.0 │ │ │ │ -0033f4b4 0004a816 R_ARM_JUMP_SLOT 00000000 jpeg_start_decompress@LIBJPEG_6.2 │ │ │ │ -0033f4b8 0004a916 R_ARM_JUMP_SLOT 00000000 dvdnav_get_current_nav_pci │ │ │ │ -0033f4bc 0004aa16 R_ARM_JUMP_SLOT 00000000 av_expr_eval@LIBAVUTIL_59 │ │ │ │ -0033f4c0 0004ab16 R_ARM_JUMP_SLOT 00000000 speex_bits_init │ │ │ │ -0033f4c4 0004ac16 R_ARM_JUMP_SLOT 00000000 avcodec_receive_frame@LIBAVCODEC_61 │ │ │ │ -0033f4c8 0004ad16 R_ARM_JUMP_SLOT 00000000 gtk_clist_get_selection_info │ │ │ │ -0033f4cc 0004ae16 R_ARM_JUMP_SLOT 00000000 free@GLIBC_2.4 │ │ │ │ -0033f4d0 0004af16 R_ARM_JUMP_SLOT 00000000 SDL_WM_SetCaption │ │ │ │ -0033f4d4 0004b016 R_ARM_JUMP_SLOT 00000000 XCreateColormap │ │ │ │ -0033f4d8 0004b116 R_ARM_JUMP_SLOT 00000000 gtk_clist_new │ │ │ │ -0033f4dc 0004b216 R_ARM_JUMP_SLOT 00000000 dvdnav_still_skip │ │ │ │ -0033f4e0 0004b316 R_ARM_JUMP_SLOT 00000000 snd_pcm_status@ALSA_0.9 │ │ │ │ -0033f4e4 0004b416 R_ARM_JUMP_SLOT 00000000 lirc_nextcode │ │ │ │ -0033f4e8 0004b516 R_ARM_JUMP_SLOT 00000000 dvdnav_open │ │ │ │ -0033f4ec 0004b616 R_ARM_JUMP_SLOT 00000000 vorbis_dsp_clear@libvorbisidec.so.1 │ │ │ │ -0033f4f0 0004b716 R_ARM_JUMP_SLOT 00000000 ogg_stream_packetout │ │ │ │ -0033f4f4 0004b816 R_ARM_JUMP_SLOT 00000000 connect@GLIBC_2.4 │ │ │ │ -0033f4f8 0004b916 R_ARM_JUMP_SLOT 00000000 snd_mixer_first_elem@ALSA_0.9 │ │ │ │ -0033f4fc 0004ba16 R_ARM_JUMP_SLOT 00000000 bs2b_cross_feed_fbe │ │ │ │ -0033f500 0004bb16 R_ARM_JUMP_SLOT 00000000 XSetWMIconName │ │ │ │ -0033f504 0004bc16 R_ARM_JUMP_SLOT 00000000 gtk_clist_set_selection_mode │ │ │ │ -0033f508 0004bd16 R_ARM_JUMP_SLOT 00000000 eglSwapInterval │ │ │ │ -0033f50c 0004be16 R_ARM_JUMP_SLOT 00000000 FcNameParse │ │ │ │ -0033f510 0004bf16 R_ARM_JUMP_SLOT 00000000 avcodec_version@LIBAVCODEC_61 │ │ │ │ -0033f514 0004c016 R_ARM_JUMP_SLOT 00000000 EGifPutImageDesc │ │ │ │ -0033f518 0004c116 R_ARM_JUMP_SLOT 00000000 snd_mixer_selem_id_set_name@ALSA_0.9 │ │ │ │ -0033f51c 0004c216 R_ARM_JUMP_SLOT 00000000 ogg_sync_pageout │ │ │ │ -0033f520 0004c316 R_ARM_JUMP_SLOT 00000000 sio_open │ │ │ │ -0033f524 0004c416 R_ARM_JUMP_SLOT 00000000 gtk_label_set_line_wrap │ │ │ │ -0033f528 0004c516 R_ARM_JUMP_SLOT 00000000 inflate │ │ │ │ -0033f52c 0004c616 R_ARM_JUMP_SLOT 00000000 NeAACDecOpen │ │ │ │ -0033f530 0004c716 R_ARM_JUMP_SLOT 00000000 FT_Render_Glyph │ │ │ │ -0033f534 0004c816 R_ARM_JUMP_SLOT 00000000 XDestroyWindow │ │ │ │ -0033f538 0004c916 R_ARM_JUMP_SLOT 00000000 ass_alloc_event │ │ │ │ -0033f53c 0004ca16 R_ARM_JUMP_SLOT 00000000 XMoveResizeWindow │ │ │ │ -0033f540 0004cb16 R_ARM_JUMP_SLOT 00000000 XGetWindowAttributes │ │ │ │ -0033f544 0004cc16 R_ARM_JUMP_SLOT 00000000 gtk_menu_new │ │ │ │ -0033f548 0004cd16 R_ARM_JUMP_SLOT 00000000 XShmCreateImage │ │ │ │ -0033f54c 0004ce16 R_ARM_JUMP_SLOT 00000000 ass_set_message_cb │ │ │ │ -0033f550 0004cf16 R_ARM_JUMP_SLOT 00000000 ass_set_aspect_ratio │ │ │ │ -0033f554 0004d016 R_ARM_JUMP_SLOT 00000000 XvQueryAdaptors │ │ │ │ -0033f558 0004d116 R_ARM_JUMP_SLOT 00000000 get_current_dir_name@GLIBC_2.4 │ │ │ │ -0033f55c 0004d216 R_ARM_JUMP_SLOT 00000000 ifoClose │ │ │ │ -0033f560 0004d316 R_ARM_JUMP_SLOT 00000000 gtk_clist_set_row_height │ │ │ │ -0033f564 0004d416 R_ARM_JUMP_SLOT 00000000 cdio_cddap_track_lastsector@CDIO_CDDA_2 │ │ │ │ -0033f568 0004d516 R_ARM_JUMP_SLOT 00000000 aa_getevent@AA_1.4 │ │ │ │ -0033f56c 0004d616 R_ARM_JUMP_SLOT 00000000 dca_samples │ │ │ │ -0033f570 0004d716 R_ARM_JUMP_SLOT 00000000 gtk_menu_shell_append │ │ │ │ -0033f574 0004d816 R_ARM_JUMP_SLOT 00000000 gtk_label_new │ │ │ │ -0033f578 0004d916 R_ARM_JUMP_SLOT 00000000 gtk_icon_theme_get_default │ │ │ │ -0033f57c 0004da16 R_ARM_JUMP_SLOT 00000000 gtk_widget_get_screen │ │ │ │ -0033f580 0004db16 R_ARM_JUMP_SLOT 00000000 g_slist_free │ │ │ │ -0033f584 0004dc16 R_ARM_JUMP_SLOT 00000000 XPutBackEvent │ │ │ │ -0033f588 0004dd16 R_ARM_JUMP_SLOT 00000000 alcOpenDevice │ │ │ │ -0033f58c 0004de16 R_ARM_JUMP_SLOT 00000000 snd_mixer_find_selem@ALSA_0.9 │ │ │ │ -0033f590 0004df16 R_ARM_JUMP_SLOT 00000000 av_codec_get_id@LIBAVFORMAT_61 │ │ │ │ -0033f594 0004e016 R_ARM_JUMP_SLOT 00000000 alGetSourcei │ │ │ │ -0033f598 0004e116 R_ARM_JUMP_SLOT 00000000 cos@GLIBC_2.4 │ │ │ │ -0033f59c 0004e216 R_ARM_JUMP_SLOT 00000000 speex_bits_destroy │ │ │ │ -0033f5a0 0004e316 R_ARM_JUMP_SLOT 00000000 XUngrabPointer │ │ │ │ -0033f5a4 0004e416 R_ARM_JUMP_SLOT 00000000 getcwd@GLIBC_2.4 │ │ │ │ -0033f5a8 0004e616 R_ARM_JUMP_SLOT 00000000 __getsockopt64@GLIBC_2.34 │ │ │ │ -0033f5ac 0004e716 R_ARM_JUMP_SLOT 00000000 avformat_find_stream_info@LIBAVFORMAT_61 │ │ │ │ -0033f5b0 0004e816 R_ARM_JUMP_SLOT 00000000 mng_putchunk_fram │ │ │ │ -0033f5b4 0004e916 R_ARM_JUMP_SLOT 00000000 dvdnav_get_title_string │ │ │ │ -0033f5b8 0004ea16 R_ARM_JUMP_SLOT 00000000 XChangeProperty │ │ │ │ -0033f5bc 0004eb16 R_ARM_JUMP_SLOT 00000000 pa_stream_get_state@PULSE_0 │ │ │ │ -0033f5c0 0004ec16 R_ARM_JUMP_SLOT 00000000 av_get_bytes_per_sample@LIBAVUTIL_59 │ │ │ │ -0033f5c4 0004ed16 R_ARM_JUMP_SLOT 00000000 snd_pcm_sw_params_sizeof@ALSA_0.9 │ │ │ │ -0033f5c8 0004ee16 R_ARM_JUMP_SLOT 00000000 XDGASetViewport │ │ │ │ -0033f5cc 0004ef16 R_ARM_JUMP_SLOT 00000000 snd_pcm_hw_params_set_format@ALSA_0.9 │ │ │ │ -0033f5d0 0004f016 R_ARM_JUMP_SLOT 00000000 DPMSQueryExtension │ │ │ │ -0033f5d4 0004f216 R_ARM_JUMP_SLOT 00000000 snd_strerror@ALSA_0.9 │ │ │ │ -0033f5d8 0004f316 R_ARM_JUMP_SLOT 00000000 inflateInit_ │ │ │ │ -0033f5dc 0004f416 R_ARM_JUMP_SLOT 00000000 vorbis_synthesis_init@libvorbisidec.so.1 │ │ │ │ -0033f5e0 0004f516 R_ARM_JUMP_SLOT 00000000 snd_mixer_selem_id_get_name@ALSA_0.9 │ │ │ │ -0033f5e4 0004f616 R_ARM_JUMP_SLOT 00000000 bs2b_get_level_feed │ │ │ │ -0033f5e8 0004f716 R_ARM_JUMP_SLOT 00000000 DGifCloseFile │ │ │ │ -0033f5ec 0004f816 R_ARM_JUMP_SLOT 00000000 enca_analyser_alloc │ │ │ │ -0033f5f0 0004f916 R_ARM_JUMP_SLOT 00000000 DGifGetScreenDesc │ │ │ │ -0033f5f4 0004fa16 R_ARM_JUMP_SLOT 00000000 SDL_UpperBlit │ │ │ │ -0033f5f8 0004fb16 R_ARM_JUMP_SLOT 00000000 sws_convertPalette8ToPacked32@LIBSWSCALE_8 │ │ │ │ -0033f5fc 0004fc16 R_ARM_JUMP_SLOT 00000000 AuSetErrorHandler │ │ │ │ -0033f600 0004fd16 R_ARM_JUMP_SLOT 00000000 gtk_clist_set_row_data_full │ │ │ │ -0033f604 0004fe16 R_ARM_JUMP_SLOT 00000000 snd_pcm_hw_params_set_rate_resample@ALSA_0.9 │ │ │ │ -0033f608 0004ff16 R_ARM_JUMP_SLOT 00000000 avio_write@LIBAVFORMAT_61 │ │ │ │ -0033f60c 00050016 R_ARM_JUMP_SLOT 00000000 SDL_GL_GetProcAddress │ │ │ │ -0033f610 00050116 R_ARM_JUMP_SLOT 00000000 freopen64@GLIBC_2.4 │ │ │ │ -0033f614 00050216 R_ARM_JUMP_SLOT 00000000 DPMSEnable │ │ │ │ -0033f618 00050316 R_ARM_JUMP_SLOT 00000000 tan@GLIBC_2.4 │ │ │ │ -0033f61c 00050416 R_ARM_JUMP_SLOT 00000000 XFreeColors │ │ │ │ -0033f620 00050516 R_ARM_JUMP_SLOT 00000000 snd_pcm_hw_params_dump@ALSA_0.9 │ │ │ │ -0033f624 00050616 R_ARM_JUMP_SLOT 00000000 lirc_deinit │ │ │ │ -0033f628 00050716 R_ARM_JUMP_SLOT 00000000 FT_Get_First_Char │ │ │ │ -0033f62c 00050816 R_ARM_JUMP_SLOT 00000000 jack_client_open │ │ │ │ -0033f630 00050916 R_ARM_JUMP_SLOT 00000000 snprintf@GLIBC_2.4 │ │ │ │ -0033f634 00050a16 R_ARM_JUMP_SLOT 00000000 th_comment_clear@libtheoradec_1.0 │ │ │ │ -0033f638 00050b16 R_ARM_JUMP_SLOT 00000000 aa_parseoptions@AA_1.4 │ │ │ │ -0033f63c 00050c16 R_ARM_JUMP_SLOT 00000000 mng_get_playtime │ │ │ │ -0033f640 00050d16 R_ARM_JUMP_SLOT 00000000 XInternAtom │ │ │ │ -0033f644 00050e16 R_ARM_JUMP_SLOT 00000000 ogg_sync_wrote │ │ │ │ -0033f648 00050f16 R_ARM_JUMP_SLOT 00000000 perror@GLIBC_2.4 │ │ │ │ -0033f64c 00051016 R_ARM_JUMP_SLOT 00000000 sws_getContext@LIBSWSCALE_8 │ │ │ │ -0033f650 00051116 R_ARM_JUMP_SLOT 00000000 __strcpy_chk@GLIBC_2.4 │ │ │ │ -0033f654 00051216 R_ARM_JUMP_SLOT 00000000 av_guess_format@LIBAVFORMAT_61 │ │ │ │ -0033f658 00051316 R_ARM_JUMP_SLOT 00000000 bd_get_title_size │ │ │ │ -0033f65c 00051416 R_ARM_JUMP_SLOT 00000000 dvdnav_get_next_still_flag │ │ │ │ -0033f660 00051516 R_ARM_JUMP_SLOT 00000000 SDL_QuitSubSystem │ │ │ │ -0033f664 00051616 R_ARM_JUMP_SLOT 00000000 gtk_bin_get_child │ │ │ │ -0033f668 00051716 R_ARM_JUMP_SLOT 00000000 NeAACDecClose │ │ │ │ -0033f66c 00051816 R_ARM_JUMP_SLOT 00000000 XvGetPortAttribute │ │ │ │ -0033f670 00051916 R_ARM_JUMP_SLOT 00000000 snd_mixer_selem_get_playback_volume_range@ALSA_0.9 │ │ │ │ -0033f674 00051a16 R_ARM_JUMP_SLOT 00000000 __ctype_tolower_loc@GLIBC_2.4 │ │ │ │ -0033f678 00051b16 R_ARM_JUMP_SLOT 00000000 mng_display_resume │ │ │ │ -0033f67c 00051c16 R_ARM_JUMP_SLOT 00000000 xvid_decore │ │ │ │ -0033f680 00051d16 R_ARM_JUMP_SLOT 00000000 gtk_hseparator_new │ │ │ │ -0033f684 00051f16 R_ARM_JUMP_SLOT 00000000 pa_cvolume_avg@PULSE_0 │ │ │ │ -0033f688 00052016 R_ARM_JUMP_SLOT 00000000 strcmp@GLIBC_2.4 │ │ │ │ -0033f68c 00052116 R_ARM_JUMP_SLOT 00000000 XF86VidModeGetModeLine │ │ │ │ -0033f690 00052216 R_ARM_JUMP_SLOT 00000000 ass_library_done │ │ │ │ -0033f694 00052316 R_ARM_JUMP_SLOT 00000000 av_probe_input_format2@LIBAVFORMAT_61 │ │ │ │ -0033f698 00052416 R_ARM_JUMP_SLOT 00000000 glDisable │ │ │ │ -0033f69c 00052516 R_ARM_JUMP_SLOT 00000000 avcodec_default_get_buffer2@LIBAVCODEC_61 │ │ │ │ -0033f6a0 00052616 R_ARM_JUMP_SLOT 00000000 __localtime64@GLIBC_2.34 │ │ │ │ -0033f6a4 00052716 R_ARM_JUMP_SLOT 00000000 g_slist_foreach │ │ │ │ -0033f6a8 00052816 R_ARM_JUMP_SLOT 00000000 ass_set_font_scale │ │ │ │ -0033f6ac 00052916 R_ARM_JUMP_SLOT 00000000 XvShmPutImage │ │ │ │ -0033f6b0 00052a16 R_ARM_JUMP_SLOT 00000000 bind_textdomain_codeset@GLIBC_2.4 │ │ │ │ -0033f6b4 00052b16 R_ARM_JUMP_SLOT 00000000 avsubtitle_free@LIBAVCODEC_61 │ │ │ │ -0033f6b8 00052c16 R_ARM_JUMP_SLOT 00000000 DPMSInfo │ │ │ │ -0033f6bc 00052d16 R_ARM_JUMP_SLOT 00000000 getenv@GLIBC_2.4 │ │ │ │ -0033f6c0 00052e16 R_ARM_JUMP_SLOT 00000000 gtk_adjustment_new │ │ │ │ -0033f6c4 00052f16 R_ARM_JUMP_SLOT 00000000 av_malloc@LIBAVUTIL_59 │ │ │ │ -0033f6c8 00053016 R_ARM_JUMP_SLOT 00000000 gdk_pixbuf_render_pixmap_and_mask_for_colormap │ │ │ │ -0033f6cc 00053116 R_ARM_JUMP_SLOT 00000000 mng_setcb_closestream │ │ │ │ -0033f6d0 00053216 R_ARM_JUMP_SLOT 00000000 DVDOpenFile │ │ │ │ -0033f6d4 00053316 R_ARM_JUMP_SLOT 00000000 snd_pcm_sw_params_set_avail_min@ALSA_0.9 │ │ │ │ -0033f6d8 00053416 R_ARM_JUMP_SLOT 00000000 pa_context_connect@PULSE_0 │ │ │ │ -0033f6dc 00053516 R_ARM_JUMP_SLOT 00000000 pa_context_get_state@PULSE_0 │ │ │ │ -0033f6e0 00053616 R_ARM_JUMP_SLOT 00000000 g_object_unref │ │ │ │ -0033f6e4 00053716 R_ARM_JUMP_SLOT 00000000 gtk_ctree_node_set_row_data_full │ │ │ │ -0033f6e8 00053816 R_ARM_JUMP_SLOT 00000000 gtk_hbox_new │ │ │ │ -0033f6ec 00053916 R_ARM_JUMP_SLOT 00000000 AuSetElementParameters │ │ │ │ -0033f6f0 00053a16 R_ARM_JUMP_SLOT 00000000 g_hash_table_lookup │ │ │ │ -0033f6f4 00053b16 R_ARM_JUMP_SLOT 00000000 gtk_window_new │ │ │ │ -0033f6f8 00053c16 R_ARM_JUMP_SLOT 00000000 DPMSForceLevel │ │ │ │ -0033f6fc 00053d16 R_ARM_JUMP_SLOT 00000000 gtk_clist_column_titles_show │ │ │ │ -0033f700 00053e16 R_ARM_JUMP_SLOT 00000000 gtk_misc_set_alignment │ │ │ │ -0033f704 00053f16 R_ARM_JUMP_SLOT 00000000 cdio_cddap_track_firstsector@CDIO_CDDA_2 │ │ │ │ -0033f708 00054016 R_ARM_JUMP_SLOT 00000000 SDL_GL_SetAttribute │ │ │ │ -0033f70c 00054116 R_ARM_JUMP_SLOT 00000000 bd_tell_time │ │ │ │ -0033f710 00054216 R_ARM_JUMP_SLOT 00000000 sws_scale@LIBSWSCALE_8 │ │ │ │ -0033f714 00054316 R_ARM_JUMP_SLOT 00000000 caca_get_dither_algorithm_list │ │ │ │ -0033f718 00054416 R_ARM_JUMP_SLOT 00000000 XMapRaised │ │ │ │ -0033f71c 00054516 R_ARM_JUMP_SLOT 00000000 XGetErrorDatabaseText │ │ │ │ -0033f720 00054616 R_ARM_JUMP_SLOT 00000000 ass_process_chunk │ │ │ │ -0033f724 00054716 R_ARM_JUMP_SLOT 00000000 mpeg2_init │ │ │ │ -0033f728 00054816 R_ARM_JUMP_SLOT 00000000 alSource3f │ │ │ │ -0033f72c 00054916 R_ARM_JUMP_SLOT 00000000 pp_get_mode_by_name_and_quality@LIBPOSTPROC_58 │ │ │ │ -0033f730 00054a16 R_ARM_JUMP_SLOT 00000000 av_fifo_read@LIBAVUTIL_59 │ │ │ │ -0033f734 00054b16 R_ARM_JUMP_SLOT 00000000 mpg123_open_feed │ │ │ │ -0033f738 00054c16 R_ARM_JUMP_SLOT 00000000 __setsockopt64@GLIBC_2.34 │ │ │ │ -0033f73c 00054d16 R_ARM_JUMP_SLOT 00000000 bs2b_cross_feed_u32le │ │ │ │ -0033f740 00054e16 R_ARM_JUMP_SLOT 00000000 aa_resize@AA_1.4 │ │ │ │ -0033f744 00054f16 R_ARM_JUMP_SLOT 00000000 glTexImage2D │ │ │ │ -0033f748 00055016 R_ARM_JUMP_SLOT 00000000 av_strlcpy@LIBAVUTIL_59 │ │ │ │ -0033f74c 00055116 R_ARM_JUMP_SLOT 00000000 XResizeWindow │ │ │ │ -0033f750 00055216 R_ARM_JUMP_SLOT 00000000 __globfree64_time64@GLIBC_2.34 │ │ │ │ -0033f754 00055316 R_ARM_JUMP_SLOT 00000000 XStoreColors │ │ │ │ -0033f758 00055416 R_ARM_JUMP_SLOT 00000000 bd_seamless_angle_change │ │ │ │ -0033f75c 00055516 R_ARM_JUMP_SLOT 00000000 ass_set_frame_size │ │ │ │ -0033f760 00055616 R_ARM_JUMP_SLOT 00000000 g_slist_find_custom │ │ │ │ -0033f764 00055716 R_ARM_JUMP_SLOT 00000000 mpeg2_parse │ │ │ │ -0033f768 00055816 R_ARM_JUMP_SLOT 00000000 calloc@GLIBC_2.4 │ │ │ │ -0033f76c 00055916 R_ARM_JUMP_SLOT 00000000 mad_synth_init │ │ │ │ -0033f770 00055a16 R_ARM_JUMP_SLOT 00000000 mpg123_replace_buffer │ │ │ │ -0033f774 00055b16 R_ARM_JUMP_SLOT 00000000 snd_mixer_selem_has_playback_switch_joined@ALSA_0.9 │ │ │ │ -0033f778 00055c16 R_ARM_JUMP_SLOT 00000000 bs2b_cross_feed_s24be │ │ │ │ -0033f77c 00055d16 R_ARM_JUMP_SLOT 00000000 enca_get_languages │ │ │ │ -0033f780 00055e16 R_ARM_JUMP_SLOT 00000000 realloc@GLIBC_2.4 │ │ │ │ -0033f784 00055f16 R_ARM_JUMP_SLOT 00000000 glColor4f │ │ │ │ -0033f788 00056016 R_ARM_JUMP_SLOT 00000000 DGifOpen │ │ │ │ -0033f78c 00056116 R_ARM_JUMP_SLOT 00000000 glXDestroyContext │ │ │ │ -0033f790 00056216 R_ARM_JUMP_SLOT 00000000 gtk_container_add │ │ │ │ -0033f794 00056316 R_ARM_JUMP_SLOT 00000000 ungetc@GLIBC_2.4 │ │ │ │ -0033f798 00056416 R_ARM_JUMP_SLOT 00000000 av_write_trailer@LIBAVFORMAT_61 │ │ │ │ -0033f79c 00056516 R_ARM_JUMP_SLOT 00000000 pa_context_unref@PULSE_0 │ │ │ │ -0033f7a0 00056616 R_ARM_JUMP_SLOT 00000000 XCloseDisplay │ │ │ │ -0033f7a4 00056716 R_ARM_JUMP_SLOT 00000000 shmdt@GLIBC_2.4 │ │ │ │ -0033f7a8 00056816 R_ARM_JUMP_SLOT 00000000 mng_display │ │ │ │ -0033f7ac 00056916 R_ARM_JUMP_SLOT 00000000 glLoadMatrixf │ │ │ │ -0033f7b0 00056a16 R_ARM_JUMP_SLOT 00000000 pthread_mutex_unlock@GLIBC_2.4 │ │ │ │ -0033f7b4 00056b16 R_ARM_JUMP_SLOT 00000000 gdk_screen_get_width │ │ │ │ -0033f7b8 00056c16 R_ARM_JUMP_SLOT 00000000 ass_set_margins │ │ │ │ -0033f7bc 00056d16 R_ARM_JUMP_SLOT 00000000 pthread_mutex_init@GLIBC_2.4 │ │ │ │ -0033f7c0 00056e16 R_ARM_JUMP_SLOT 00000000 cdio_paranoia_free@CDIO_PARANOIA_2 │ │ │ │ -0033f7c4 00056f16 R_ARM_JUMP_SLOT 00000000 ass_renderer_init │ │ │ │ -0033f7c8 00057016 R_ARM_JUMP_SLOT 00000000 enca_analyser_free │ │ │ │ -0033f7cc 00057116 R_ARM_JUMP_SLOT 00000000 av_buffer_alloc@LIBAVUTIL_59 │ │ │ │ -0033f7d0 00057216 R_ARM_JUMP_SLOT 00000000 gtk_box_set_spacing │ │ │ │ -0033f7d4 00057316 R_ARM_JUMP_SLOT 00000000 navRead_DSI │ │ │ │ -0033f7d8 00057416 R_ARM_JUMP_SLOT 00000000 cdio_read_mode2_sector@CDIO_19 │ │ │ │ -0033f7dc 00057516 R_ARM_JUMP_SLOT 00000000 lirc_code2char │ │ │ │ -0033f7e0 00057616 R_ARM_JUMP_SLOT 00000000 snd_pcm_drop@ALSA_0.9 │ │ │ │ -0033f7e4 00057716 R_ARM_JUMP_SLOT 00000000 gethostname@GLIBC_2.4 │ │ │ │ -0033f7e8 00057816 R_ARM_JUMP_SLOT 00000000 strspn@GLIBC_2.4 │ │ │ │ -0033f7ec 00057916 R_ARM_JUMP_SLOT 00000000 smbc_write@SMBCLIENT_0.1.0 │ │ │ │ -0033f7f0 00057a16 R_ARM_JUMP_SLOT 00000000 snd_pcm_writei@ALSA_0.9 │ │ │ │ -0033f7f4 00057b16 R_ARM_JUMP_SLOT 00000000 av_parser_init@LIBAVCODEC_61 │ │ │ │ -0033f7f8 00057c16 R_ARM_JUMP_SLOT 00000000 memccpy@GLIBC_2.4 │ │ │ │ -0033f7fc 00057d16 R_ARM_JUMP_SLOT 00000000 AuScanForTypedEvent │ │ │ │ -0033f800 00057e16 R_ARM_JUMP_SLOT 00000000 dvdnav_get_spu_logical_stream │ │ │ │ -0033f804 00057f16 R_ARM_JUMP_SLOT 00000000 gtk_adjustment_set_upper │ │ │ │ -0033f808 00058016 R_ARM_JUMP_SLOT 00000000 gtk_ctree_remove_node │ │ │ │ -0033f80c 00058116 R_ARM_JUMP_SLOT 00000000 AuRegisterEventHandler │ │ │ │ -0033f810 00058216 R_ARM_JUMP_SLOT 00000000 jpeg_destroy_compress@LIBJPEG_6.2 │ │ │ │ -0033f814 00058316 R_ARM_JUMP_SLOT 00000000 gtk_main_iteration │ │ │ │ -0033f818 00058416 R_ARM_JUMP_SLOT 00000000 bind@GLIBC_2.4 │ │ │ │ -0033f81c 00058516 R_ARM_JUMP_SLOT 00000000 gtk_combo_box_text_append_text │ │ │ │ -0033f820 00058616 R_ARM_JUMP_SLOT 00000000 fribidi_unicode_to_charset │ │ │ │ +0035e2e4 00000316 R_ARM_JUMP_SLOT 00000000 tgetnum@NCURSES6_TINFO_5.0.19991023 │ │ │ │ +0035e2e8 00000416 R_ARM_JUMP_SLOT 00000000 sio_stop │ │ │ │ +0035e2ec 00000516 R_ARM_JUMP_SLOT 00000000 XF86VidModeSetViewPort │ │ │ │ +0035e2f0 00000616 R_ARM_JUMP_SLOT 00000000 dv_decoder_new │ │ │ │ +0035e2f4 00000716 R_ARM_JUMP_SLOT 00000000 av_fifo_freep2@LIBAVUTIL_59 │ │ │ │ +0035e2f8 00000816 R_ARM_JUMP_SLOT 00000000 mpeg2_info │ │ │ │ +0035e2fc 00000916 R_ARM_JUMP_SLOT 00000000 av_fifo_alloc2@LIBAVUTIL_59 │ │ │ │ +0035e300 00000a16 R_ARM_JUMP_SLOT 00000000 dv_decode_full_frame │ │ │ │ +0035e304 00000b16 R_ARM_JUMP_SLOT 00000000 snd_pcm_sw_params_set_silence_size@ALSA_0.9 │ │ │ │ +0035e308 00000c16 R_ARM_JUMP_SLOT 00000000 mpg123_delete │ │ │ │ +0035e30c 00000d16 R_ARM_JUMP_SLOT 00000000 mmap64@GLIBC_2.4 │ │ │ │ +0035e310 00000e16 R_ARM_JUMP_SLOT 00000000 dvdnav_left_button_select │ │ │ │ +0035e314 00000f16 R_ARM_JUMP_SLOT 00000000 ass_process_data │ │ │ │ +0035e318 00001016 R_ARM_JUMP_SLOT 00000000 g_signal_handlers_unblock_matched │ │ │ │ +0035e31c 00001116 R_ARM_JUMP_SLOT 00000000 g_hash_table_destroy │ │ │ │ +0035e320 00001216 R_ARM_JUMP_SLOT 00000000 sio_revents │ │ │ │ +0035e324 00001316 R_ARM_JUMP_SLOT 00000000 dvdnav_lower_button_select │ │ │ │ +0035e328 00001416 R_ARM_JUMP_SLOT 00000000 bd_select_angle │ │ │ │ +0035e32c 00001516 R_ARM_JUMP_SLOT 00000000 pa_threaded_mainloop_unlock@PULSE_0 │ │ │ │ +0035e330 00001616 R_ARM_JUMP_SLOT 00000000 FT_Set_Char_Size │ │ │ │ +0035e334 00001716 R_ARM_JUMP_SLOT 00000000 XF86VidModeQueryExtension │ │ │ │ +0035e338 00001816 R_ARM_JUMP_SLOT 00000000 enca_charset_name │ │ │ │ +0035e33c 00001916 R_ARM_JUMP_SLOT 00000000 atan2@GLIBC_2.4 │ │ │ │ +0035e340 00001a16 R_ARM_JUMP_SLOT 00000000 mng_putchunk_seek │ │ │ │ +0035e344 00001b16 R_ARM_JUMP_SLOT 00000000 FcPatternDestroy │ │ │ │ +0035e348 00001c16 R_ARM_JUMP_SLOT 00000000 gtk_table_set_row_spacings │ │ │ │ +0035e34c 00001d16 R_ARM_JUMP_SLOT 00000000 NeAACDecGetCurrentConfiguration │ │ │ │ +0035e350 00001e16 R_ARM_JUMP_SLOT 00000000 gdk_pixbuf_get_n_channels │ │ │ │ +0035e354 00001f16 R_ARM_JUMP_SLOT 00000000 swr_convert@LIBSWRESAMPLE_5 │ │ │ │ +0035e358 00002016 R_ARM_JUMP_SLOT 00000000 strstr@GLIBC_2.4 │ │ │ │ +0035e35c 00002116 R_ARM_JUMP_SLOT 00000000 getppid@GLIBC_2.4 │ │ │ │ +0035e360 00002216 R_ARM_JUMP_SLOT 00000000 bs2b_cross_feed_u32be │ │ │ │ +0035e364 00002316 R_ARM_JUMP_SLOT 00000000 exp@GLIBC_2.29 │ │ │ │ +0035e368 00002416 R_ARM_JUMP_SLOT 00000000 GifErrorString │ │ │ │ +0035e36c 00002516 R_ARM_JUMP_SLOT 00000000 __nanosleep64@GLIBC_2.34 │ │ │ │ +0035e370 00002616 R_ARM_JUMP_SLOT 00000000 av_channel_layout_default@LIBAVUTIL_59 │ │ │ │ +0035e374 00002716 R_ARM_JUMP_SLOT 00000000 av_dict_set@LIBAVUTIL_59 │ │ │ │ +0035e378 00002816 R_ARM_JUMP_SLOT 00000000 gtk_notebook_set_tab_label │ │ │ │ +0035e37c 00002916 R_ARM_JUMP_SLOT 00000000 g_strdup_printf │ │ │ │ +0035e380 00002a16 R_ARM_JUMP_SLOT 00000000 ass_free_event │ │ │ │ +0035e384 00002b16 R_ARM_JUMP_SLOT 00000000 sleep@GLIBC_2.4 │ │ │ │ +0035e388 00002c16 R_ARM_JUMP_SLOT 00000000 av_image_fill_linesizes@LIBAVUTIL_59 │ │ │ │ +0035e38c 00002d16 R_ARM_JUMP_SLOT 00000000 sws_freeContext@LIBSWSCALE_8 │ │ │ │ +0035e390 00002e16 R_ARM_JUMP_SLOT 00000000 avformat_write_header@LIBAVFORMAT_61 │ │ │ │ +0035e394 00002f16 R_ARM_JUMP_SLOT 00000000 __isoc99_fscanf@GLIBC_2.7 │ │ │ │ +0035e398 00003016 R_ARM_JUMP_SLOT 00000000 log@GLIBC_2.29 │ │ │ │ +0035e39c 00003116 R_ARM_JUMP_SLOT 00000000 DVDReadBlocks │ │ │ │ +0035e3a0 00003216 R_ARM_JUMP_SLOT 00000000 sio_setvol │ │ │ │ +0035e3a4 00003316 R_ARM_JUMP_SLOT 00000000 EGifCloseFile │ │ │ │ +0035e3a8 00003416 R_ARM_JUMP_SLOT 00000000 snd_pcm_status_get_state@ALSA_0.9 │ │ │ │ +0035e3ac 00003516 R_ARM_JUMP_SLOT 00000000 aa_autoinit@AA_1.4 │ │ │ │ +0035e3b0 00003616 R_ARM_JUMP_SLOT 00000000 pa_stream_unref@PULSE_0 │ │ │ │ +0035e3b4 00003716 R_ARM_JUMP_SLOT 00000000 jack_activate │ │ │ │ +0035e3b8 00003816 R_ARM_JUMP_SLOT 00000000 ogg_page_bos │ │ │ │ +0035e3bc 00003916 R_ARM_JUMP_SLOT 00000000 XSetWindowBackgroundPixmap │ │ │ │ +0035e3c0 00003a16 R_ARM_JUMP_SLOT 00000000 g_signal_connect_data │ │ │ │ +0035e3c4 00003c16 R_ARM_JUMP_SLOT 00000000 gtk_check_menu_item_set_active │ │ │ │ +0035e3c8 00003d16 R_ARM_JUMP_SLOT 00000000 alcGetCurrentContext │ │ │ │ +0035e3cc 00003e16 R_ARM_JUMP_SLOT 00000000 av_dict_parse_string@LIBAVUTIL_59 │ │ │ │ +0035e3d0 00003f16 R_ARM_JUMP_SLOT 00000000 avformat_version@LIBAVFORMAT_61 │ │ │ │ +0035e3d4 00004016 R_ARM_JUMP_SLOT 00000000 SDL_DisplayYUVOverlay │ │ │ │ +0035e3d8 00004116 R_ARM_JUMP_SLOT 00000000 gdk_pixbuf_get_width │ │ │ │ +0035e3dc 00004216 R_ARM_JUMP_SLOT 00000000 gtk_text_view_get_buffer │ │ │ │ +0035e3e0 00004316 R_ARM_JUMP_SLOT 00000000 png_set_read_fn@PNG16_0 │ │ │ │ +0035e3e4 00004416 R_ARM_JUMP_SLOT 00000000 g_free │ │ │ │ +0035e3e8 00004516 R_ARM_JUMP_SLOT 00000000 cdio_cddap_close@CDIO_CDDA_2 │ │ │ │ +0035e3ec 00004716 R_ARM_JUMP_SLOT 00000000 dvdnav_mouse_select │ │ │ │ +0035e3f0 00004816 R_ARM_JUMP_SLOT 00000000 gtk_ctree_find_by_row_data_custom │ │ │ │ +0035e3f4 00004916 R_ARM_JUMP_SLOT 00000000 cdio_paranoia_seek@CDIO_PARANOIA_2 │ │ │ │ +0035e3f8 00004a16 R_ARM_JUMP_SLOT 00000000 XDGASync │ │ │ │ +0035e3fc 00004b16 R_ARM_JUMP_SLOT 00000000 gtk_clist_set_pixmap │ │ │ │ +0035e400 00004d16 R_ARM_JUMP_SLOT 00000000 gtk_clist_get_text │ │ │ │ +0035e404 00004e16 R_ARM_JUMP_SLOT 00000000 dca_init │ │ │ │ +0035e408 00004f16 R_ARM_JUMP_SLOT 00000000 mng_set_canvasstyle │ │ │ │ +0035e40c 00005016 R_ARM_JUMP_SLOT 00000000 av_aes_crypt@LIBAVUTIL_59 │ │ │ │ +0035e410 00005116 R_ARM_JUMP_SLOT 00000000 XOpenDisplay │ │ │ │ +0035e414 00005216 R_ARM_JUMP_SLOT 00000000 snd_pcm_pause@ALSA_0.9 │ │ │ │ +0035e418 00005316 R_ARM_JUMP_SLOT 00000000 __stack_chk_fail@GLIBC_2.4 │ │ │ │ +0035e41c 00005416 R_ARM_JUMP_SLOT 00000000 snd_pcm_hw_params_get_channels@ALSA_0.9.0rc4 │ │ │ │ +0035e420 00005516 R_ARM_JUMP_SLOT 00000000 mng_putchunk_iend │ │ │ │ +0035e424 00005616 R_ARM_JUMP_SLOT 00000000 gtk_icon_theme_load_icon │ │ │ │ +0035e428 00005716 R_ARM_JUMP_SLOT 00000000 XFlush │ │ │ │ +0035e42c 00005816 R_ARM_JUMP_SLOT 00000000 mng_setcb_refresh │ │ │ │ +0035e430 00005916 R_ARM_JUMP_SLOT 00000000 XGetGeometry │ │ │ │ +0035e434 00005a16 R_ARM_JUMP_SLOT 00000000 dvdnav_current_title_info │ │ │ │ +0035e438 00005b16 R_ARM_JUMP_SLOT 00000000 jpeg_simple_progression@LIBJPEG_6.2 │ │ │ │ +0035e43c 00005c16 R_ARM_JUMP_SLOT 00000000 avcodec_open2@LIBAVCODEC_61 │ │ │ │ +0035e440 00005d16 R_ARM_JUMP_SLOT 00000000 av_get_packed_sample_fmt@LIBAVUTIL_59 │ │ │ │ +0035e444 00005e16 R_ARM_JUMP_SLOT 00000000 png_read_end@PNG16_0 │ │ │ │ +0035e448 00005f16 R_ARM_JUMP_SLOT 00000000 FcPatternGetInteger │ │ │ │ +0035e44c 00006016 R_ARM_JUMP_SLOT 00000000 caca_set_dither_algorithm │ │ │ │ +0035e450 00006116 R_ARM_JUMP_SLOT 00000000 SDL_FreeSurface │ │ │ │ +0035e454 00006216 R_ARM_JUMP_SLOT 00000000 glXGetConfig │ │ │ │ +0035e458 00006316 R_ARM_JUMP_SLOT 00000000 av_malloc_array@LIBAVUTIL_59 │ │ │ │ +0035e45c 00006416 R_ARM_JUMP_SLOT 00000000 XGetWMHints │ │ │ │ +0035e460 00006516 R_ARM_JUMP_SLOT 00000000 gtk_button_box_set_layout │ │ │ │ +0035e464 00006616 R_ARM_JUMP_SLOT 00000000 jpeg_read_scanlines@LIBJPEG_6.2 │ │ │ │ +0035e468 00006716 R_ARM_JUMP_SLOT 00000000 __clock_gettime64@GLIBC_2.34 │ │ │ │ +0035e46c 00006816 R_ARM_JUMP_SLOT 00000000 pa_stream_get_index@PULSE_0 │ │ │ │ +0035e470 00006916 R_ARM_JUMP_SLOT 00000000 sws_getDefaultFilter@LIBSWSCALE_8 │ │ │ │ +0035e474 00006a16 R_ARM_JUMP_SLOT 00000000 gtk_text_buffer_get_iter_at_offset │ │ │ │ +0035e478 00006b16 R_ARM_JUMP_SLOT 00000000 SDL_EventState │ │ │ │ +0035e47c 00006c16 R_ARM_JUMP_SLOT 00000000 png_get_color_type@PNG16_0 │ │ │ │ +0035e480 00006d16 R_ARM_JUMP_SLOT 00000000 vorbis_comment_clear@libvorbisidec.so.1 │ │ │ │ +0035e484 00006e16 R_ARM_JUMP_SLOT 00000000 png_set_bgr@PNG16_0 │ │ │ │ +0035e488 00006f16 R_ARM_JUMP_SLOT 00000000 pa_stream_set_latency_update_callback@PULSE_0 │ │ │ │ +0035e48c 00007016 R_ARM_JUMP_SLOT 00000000 __vsprintf_chk@GLIBC_2.4 │ │ │ │ +0035e490 00007116 R_ARM_JUMP_SLOT 00000000 XFreePixmap │ │ │ │ +0035e494 00007216 R_ARM_JUMP_SLOT 00000000 a52_block │ │ │ │ +0035e498 00007316 R_ARM_JUMP_SLOT 00000000 mad_frame_init │ │ │ │ +0035e49c 00007416 R_ARM_JUMP_SLOT 00000000 gtk_ctree_insert_node │ │ │ │ +0035e4a0 00007616 R_ARM_JUMP_SLOT 00000000 gtk_init │ │ │ │ +0035e4a4 00007716 R_ARM_JUMP_SLOT 00000000 gtk_combo_box_get_model │ │ │ │ +0035e4a8 00007816 R_ARM_JUMP_SLOT 00000000 __sprintf_chk@GLIBC_2.4 │ │ │ │ +0035e4ac 00007916 R_ARM_JUMP_SLOT 00000000 gtk_ctree_node_get_row_data │ │ │ │ +0035e4b0 00007a16 R_ARM_JUMP_SLOT 00000000 setuid@GLIBC_2.4 │ │ │ │ +0035e4b4 00007b16 R_ARM_JUMP_SLOT 00000000 gtk_image_new_from_pixbuf │ │ │ │ +0035e4b8 00007c16 R_ARM_JUMP_SLOT 00000000 av_fifo_write@LIBAVUTIL_59 │ │ │ │ +0035e4bc 00007d16 R_ARM_JUMP_SLOT 00000000 setenv@GLIBC_2.4 │ │ │ │ +0035e4c0 00007e16 R_ARM_JUMP_SLOT 00000000 mkdir@GLIBC_2.4 │ │ │ │ +0035e4c4 00007f16 R_ARM_JUMP_SLOT 00000000 snd_mixer_selem_has_playback_volume_joined@ALSA_0.9 │ │ │ │ +0035e4c8 00008016 R_ARM_JUMP_SLOT 00000000 avio_close@LIBAVFORMAT_61 │ │ │ │ +0035e4cc 00008116 R_ARM_JUMP_SLOT 00000000 EGifPutExtensionBlock │ │ │ │ +0035e4d0 00008216 R_ARM_JUMP_SLOT 00000000 alBufferData │ │ │ │ +0035e4d4 00008316 R_ARM_JUMP_SLOT 00000000 dvdnav_wait_skip │ │ │ │ +0035e4d8 00008416 R_ARM_JUMP_SLOT 00000000 av_fifo_read_to_cb@LIBAVUTIL_59 │ │ │ │ +0035e4dc 00008516 R_ARM_JUMP_SLOT 00000000 pp_postprocess@LIBPOSTPROC_58 │ │ │ │ +0035e4e0 00008616 R_ARM_JUMP_SLOT 00000000 DVDDiscID │ │ │ │ +0035e4e4 00008716 R_ARM_JUMP_SLOT 00000000 dvdnav_audio_stream_to_lang │ │ │ │ +0035e4e8 00008816 R_ARM_JUMP_SLOT 00000000 gtk_window_set_resizable │ │ │ │ +0035e4ec 00008916 R_ARM_JUMP_SLOT 00000000 gtk_check_button_new_with_label │ │ │ │ +0035e4f0 00008a16 R_ARM_JUMP_SLOT 00000000 XSync │ │ │ │ +0035e4f4 00008b16 R_ARM_JUMP_SLOT 00000000 av_md5_update@LIBAVUTIL_59 │ │ │ │ +0035e4f8 00008c16 R_ARM_JUMP_SLOT 00000000 sio_start │ │ │ │ +0035e4fc 00008d16 R_ARM_JUMP_SLOT 00000000 close@GLIBC_2.4 │ │ │ │ +0035e500 00008e16 R_ARM_JUMP_SLOT 00000000 sendto@GLIBC_2.4 │ │ │ │ +0035e504 00008f16 R_ARM_JUMP_SLOT 00000000 ass_alloc_style │ │ │ │ +0035e508 00009016 R_ARM_JUMP_SLOT 00000000 glClear │ │ │ │ +0035e50c 00009116 R_ARM_JUMP_SLOT 00000000 jack_client_close │ │ │ │ +0035e510 00009216 R_ARM_JUMP_SLOT 00000000 snd_lib_error_set_handler@ALSA_0.9 │ │ │ │ +0035e514 00009316 R_ARM_JUMP_SLOT 00000000 snd_mixer_selem_has_playback_switch@ALSA_0.9 │ │ │ │ +0035e518 00009416 R_ARM_JUMP_SLOT 00000000 dv_decoder_free │ │ │ │ +0035e51c 00009516 R_ARM_JUMP_SLOT 00000000 snd_pcm_hw_params_can_pause@ALSA_0.9 │ │ │ │ +0035e520 00009616 R_ARM_JUMP_SLOT 00000000 DVDUDFVolumeInfo │ │ │ │ +0035e524 00009716 R_ARM_JUMP_SLOT 00000000 bs2b_get_level_fcut │ │ │ │ +0035e528 00009816 R_ARM_JUMP_SLOT 00000000 gtk_ctree_new │ │ │ │ +0035e52c 00009916 R_ARM_JUMP_SLOT 00000000 gtk_window_set_position │ │ │ │ +0035e530 00009a16 R_ARM_JUMP_SLOT 00000000 ass_process_force_style │ │ │ │ +0035e534 00009b16 R_ARM_JUMP_SLOT 00000000 av_free@LIBAVUTIL_59 │ │ │ │ +0035e538 00009c16 R_ARM_JUMP_SLOT 00000000 gtk_combo_box_get_type │ │ │ │ +0035e53c 00009d16 R_ARM_JUMP_SLOT 00000000 mad_stream_finish │ │ │ │ +0035e540 00009e16 R_ARM_JUMP_SLOT 00000000 XUngrabKeyboard │ │ │ │ +0035e544 00009f16 R_ARM_JUMP_SLOT 00000000 XCreateGC │ │ │ │ +0035e548 0000a016 R_ARM_JUMP_SLOT 00000000 cdio_cddap_verbose_set@CDIO_CDDA_2 │ │ │ │ +0035e54c 0000a116 R_ARM_JUMP_SLOT 00000000 avio_read@LIBAVFORMAT_61 │ │ │ │ +0035e550 0000a216 R_ARM_JUMP_SLOT 00000000 gtk_clist_remove │ │ │ │ +0035e554 0000a316 R_ARM_JUMP_SLOT 00000000 av_strcasecmp@LIBAVUTIL_59 │ │ │ │ +0035e558 0000a516 R_ARM_JUMP_SLOT 00000000 ogg_stream_pagein │ │ │ │ +0035e55c 0000a616 R_ARM_JUMP_SLOT 00000000 DPMSDisable │ │ │ │ +0035e560 0000a716 R_ARM_JUMP_SLOT 00000000 dvdnav_get_audio_logical_stream │ │ │ │ +0035e564 0000a816 R_ARM_JUMP_SLOT 00000000 speex_bits_read_from │ │ │ │ +0035e568 0000a916 R_ARM_JUMP_SLOT 00000000 pa_sample_spec_valid@PULSE_0 │ │ │ │ +0035e56c 0000aa16 R_ARM_JUMP_SLOT 00000000 __ctime64@GLIBC_2.34 │ │ │ │ +0035e570 0000ab16 R_ARM_JUMP_SLOT 00000000 gtk_hscale_new │ │ │ │ +0035e574 0000ac16 R_ARM_JUMP_SLOT 00000000 dvdnav_title_play │ │ │ │ +0035e578 0000ad16 R_ARM_JUMP_SLOT 00000000 snd_pcm_sw_params_current@ALSA_0.9 │ │ │ │ +0035e57c 0000ae16 R_ARM_JUMP_SLOT 00000000 gtk_notebook_get_current_page │ │ │ │ +0035e580 0000af16 R_ARM_JUMP_SLOT 00000000 __ioctl_time64@GLIBC_2.34 │ │ │ │ +0035e584 0000b016 R_ARM_JUMP_SLOT 00000000 ass_read_styles │ │ │ │ +0035e588 0000b116 R_ARM_JUMP_SLOT 00000000 gtk_menu_popup │ │ │ │ +0035e58c 0000b216 R_ARM_JUMP_SLOT 00000000 __memcpy_chk@GLIBC_2.4 │ │ │ │ +0035e590 0000b316 R_ARM_JUMP_SLOT 00000000 gdk_pixbuf_get_height │ │ │ │ +0035e594 0000b416 R_ARM_JUMP_SLOT 00000000 sws_normalizeVec@LIBSWSCALE_8 │ │ │ │ +0035e598 0000b516 R_ARM_JUMP_SLOT 00000000 XShmGetEventBase │ │ │ │ +0035e59c 0000b616 R_ARM_JUMP_SLOT 00000000 a52_frame │ │ │ │ +0035e5a0 0000b716 R_ARM_JUMP_SLOT 00000000 sws_getCachedContext@LIBSWSCALE_8 │ │ │ │ +0035e5a4 0000b816 R_ARM_JUMP_SLOT 00000000 bs2b_close │ │ │ │ +0035e5a8 0000b916 R_ARM_JUMP_SLOT 00000000 EGifSetGifVersion │ │ │ │ +0035e5ac 0000ba16 R_ARM_JUMP_SLOT 00000000 caca_free_dither │ │ │ │ +0035e5b0 0000bb16 R_ARM_JUMP_SLOT 00000000 gtk_widget_add_accelerator │ │ │ │ +0035e5b4 0000bd16 R_ARM_JUMP_SLOT 00000000 gtk_scrolled_window_new │ │ │ │ +0035e5b8 0000be16 R_ARM_JUMP_SLOT 00000000 mpg123_info2 │ │ │ │ +0035e5bc 0000bf16 R_ARM_JUMP_SLOT 00000000 gdk_pixbuf_new_from_inline │ │ │ │ +0035e5c0 0000c016 R_ARM_JUMP_SLOT 00000000 avio_open2@LIBAVFORMAT_61 │ │ │ │ +0035e5c4 0000c116 R_ARM_JUMP_SLOT 00000000 poll@GLIBC_2.4 │ │ │ │ +0035e5c8 0000c216 R_ARM_JUMP_SLOT 00000000 sws_freeFilter@LIBSWSCALE_8 │ │ │ │ +0035e5cc 0000c316 R_ARM_JUMP_SLOT 00000000 mpg123_strerror │ │ │ │ +0035e5d0 0000c416 R_ARM_JUMP_SLOT 00000000 pa_operation_unref@PULSE_0 │ │ │ │ +0035e5d4 0000c516 R_ARM_JUMP_SLOT 00000000 strdup@GLIBC_2.4 │ │ │ │ +0035e5d8 0000c616 R_ARM_JUMP_SLOT 00000000 chdir@GLIBC_2.4 │ │ │ │ +0035e5dc 0000c716 R_ARM_JUMP_SLOT 00000000 av_md5_init@LIBAVUTIL_59 │ │ │ │ +0035e5e0 0000c816 R_ARM_JUMP_SLOT 00000000 bs2b_set_srate │ │ │ │ +0035e5e4 0000c916 R_ARM_JUMP_SLOT 00000000 FT_Get_Next_Char │ │ │ │ +0035e5e8 0000ca16 R_ARM_JUMP_SLOT 00000000 getpid@GLIBC_2.4 │ │ │ │ +0035e5ec 0000cb16 R_ARM_JUMP_SLOT 00000000 ass_render_frame │ │ │ │ +0035e5f0 0000cd16 R_ARM_JUMP_SLOT 00000000 alcCloseDevice │ │ │ │ +0035e5f4 0000ce16 R_ARM_JUMP_SLOT 00000000 eglTerminate │ │ │ │ +0035e5f8 0000cf16 R_ARM_JUMP_SLOT 00000000 av_fifo_can_read@LIBAVUTIL_59 │ │ │ │ +0035e5fc 0000d016 R_ARM_JUMP_SLOT 00000000 png_set_sig_bytes@PNG16_0 │ │ │ │ +0035e600 0000d116 R_ARM_JUMP_SLOT 00000000 av_pix_fmt_desc_get@LIBAVUTIL_59 │ │ │ │ +0035e604 0000d316 R_ARM_JUMP_SLOT 00000000 av_frame_free@LIBAVUTIL_59 │ │ │ │ +0035e608 0000d416 R_ARM_JUMP_SLOT 00000000 pp_free_context@LIBPOSTPROC_58 │ │ │ │ +0035e60c 0000d516 R_ARM_JUMP_SLOT 00000000 aa_fastrender@AA_1.4 │ │ │ │ +0035e610 0000d616 R_ARM_JUMP_SLOT 00000000 bs2b_cross_feed_s8 │ │ │ │ +0035e614 0000d716 R_ARM_JUMP_SLOT 00000000 av_write_frame@LIBAVFORMAT_61 │ │ │ │ +0035e618 0000d816 R_ARM_JUMP_SLOT 00000000 SDL_GetVideoInfo │ │ │ │ +0035e61c 0000d916 R_ARM_JUMP_SLOT 00000000 caca_put_str │ │ │ │ +0035e620 0000da16 R_ARM_JUMP_SLOT 00000000 FT_Done_Face │ │ │ │ +0035e624 0000db16 R_ARM_JUMP_SLOT 00000000 gtk_accel_group_new │ │ │ │ +0035e628 0000dc16 R_ARM_JUMP_SLOT 00000000 mpg123_close │ │ │ │ +0035e62c 0000dd16 R_ARM_JUMP_SLOT 00000000 mpg123_decode_frame_64 │ │ │ │ +0035e630 0000e016 R_ARM_JUMP_SLOT 00000000 avio_seek@LIBAVFORMAT_61 │ │ │ │ +0035e634 0000e116 R_ARM_JUMP_SLOT 00000000 dlopen@GLIBC_2.34 │ │ │ │ +0035e638 0000e216 R_ARM_JUMP_SLOT 00000000 sqrtf@GLIBC_2.4 │ │ │ │ +0035e63c 0000e316 R_ARM_JUMP_SLOT 00000000 dup@GLIBC_2.4 │ │ │ │ +0035e640 0000e416 R_ARM_JUMP_SLOT 00000000 ass_renderer_done │ │ │ │ +0035e644 0000e516 R_ARM_JUMP_SLOT 00000000 snd_asoundlib_version@ALSA_0.9 │ │ │ │ +0035e648 0000e616 R_ARM_JUMP_SLOT 00000000 alGenBuffers │ │ │ │ +0035e64c 0000e716 R_ARM_JUMP_SLOT 00000000 mad_frame_finish │ │ │ │ +0035e650 0000e816 R_ARM_JUMP_SLOT 00000000 gtk_editable_set_editable │ │ │ │ +0035e654 0000e916 R_ARM_JUMP_SLOT 00000000 munmap@GLIBC_2.4 │ │ │ │ +0035e658 0000ea16 R_ARM_JUMP_SLOT 00000000 av_log2@LIBAVUTIL_59 │ │ │ │ +0035e65c 0000eb16 R_ARM_JUMP_SLOT 00000000 SDL_UnlockAudio │ │ │ │ +0035e660 0000ec16 R_ARM_JUMP_SLOT 00000000 _setjmp@GLIBC_2.4 │ │ │ │ +0035e664 0000ed16 R_ARM_JUMP_SLOT 00000000 fflush@GLIBC_2.4 │ │ │ │ +0035e668 0000ee16 R_ARM_JUMP_SLOT 00000000 XFree │ │ │ │ +0035e66c 0000ef16 R_ARM_JUMP_SLOT 00000000 XNextEvent │ │ │ │ +0035e670 0000f016 R_ARM_JUMP_SLOT 00000000 gtk_combo_box_text_new_with_entry │ │ │ │ +0035e674 0000f116 R_ARM_JUMP_SLOT 00000000 mpg123_feed │ │ │ │ +0035e678 0000f216 R_ARM_JUMP_SLOT 00000000 DVDISOVolumeInfo │ │ │ │ +0035e67c 0000f316 R_ARM_JUMP_SLOT 00000000 __memmove_chk@GLIBC_2.4 │ │ │ │ +0035e680 0000f416 R_ARM_JUMP_SLOT 00000000 ass_set_hinting │ │ │ │ +0035e684 0000f516 R_ARM_JUMP_SLOT 00000000 mad_synth_frame │ │ │ │ +0035e688 0000f616 R_ARM_JUMP_SLOT 00000000 XShapeQueryExtension │ │ │ │ +0035e68c 0000f716 R_ARM_JUMP_SLOT 00000000 XSetWindowBackground │ │ │ │ +0035e690 0000f816 R_ARM_JUMP_SLOT 00000000 avformat_open_input@LIBAVFORMAT_61 │ │ │ │ +0035e694 0000f916 R_ARM_JUMP_SLOT 00000000 avcodec_send_packet@LIBAVCODEC_61 │ │ │ │ +0035e698 0000fa16 R_ARM_JUMP_SLOT 00000000 __shmctl64@GLIBC_2.34 │ │ │ │ +0035e69c 0000fb16 R_ARM_JUMP_SLOT 00000000 snd_mixer_selem_get_name@ALSA_0.9 │ │ │ │ +0035e6a0 0000fc16 R_ARM_JUMP_SLOT 00000000 jpeg_std_error@LIBJPEG_6.2 │ │ │ │ +0035e6a4 0000fd16 R_ARM_JUMP_SLOT 00000000 snd_pcm_format_physical_width@ALSA_0.9 │ │ │ │ +0035e6a8 0000fe16 R_ARM_JUMP_SLOT 00000000 jpeg_CreateCompress@LIBJPEG_6.2 │ │ │ │ +0035e6ac 0000ff16 R_ARM_JUMP_SLOT 00000000 XUnmapWindow │ │ │ │ +0035e6b0 00010016 R_ARM_JUMP_SLOT 00000000 pa_cvolume_set@PULSE_0 │ │ │ │ +0035e6b4 00010116 R_ARM_JUMP_SLOT 00000000 __snprintf_chk@GLIBC_2.4 │ │ │ │ +0035e6b8 00010216 R_ARM_JUMP_SLOT 00000000 XWithdrawWindow │ │ │ │ +0035e6bc 00010316 R_ARM_JUMP_SLOT 00000000 a52_dynrng │ │ │ │ +0035e6c0 00010416 R_ARM_JUMP_SLOT 00000000 NeAACDecSetConfiguration │ │ │ │ +0035e6c4 00010516 R_ARM_JUMP_SLOT 00000000 ass_flush_events │ │ │ │ +0035e6c8 00010616 R_ARM_JUMP_SLOT 00000000 sio_nfds │ │ │ │ +0035e6cc 00010716 R_ARM_JUMP_SLOT 00000000 snd_mixer_selem_has_playback_volume@ALSA_0.9 │ │ │ │ +0035e6d0 00010816 R_ARM_JUMP_SLOT 00000000 swr_init@LIBSWRESAMPLE_5 │ │ │ │ +0035e6d4 00010916 R_ARM_JUMP_SLOT 00000000 av_buffer_unref@LIBAVUTIL_59 │ │ │ │ +0035e6d8 00010a16 R_ARM_JUMP_SLOT 00000000 FcInit │ │ │ │ +0035e6dc 00010b16 R_ARM_JUMP_SLOT 00000000 XF86VidModeGetAllModeLines │ │ │ │ +0035e6e0 00010c16 R_ARM_JUMP_SLOT 00000000 SDL_WasInit │ │ │ │ +0035e6e4 00010d16 R_ARM_JUMP_SLOT 00000000 gethostbyname2@GLIBC_2.4 │ │ │ │ +0035e6e8 00010e16 R_ARM_JUMP_SLOT 00000000 cdio_destroy@CDIO_19 │ │ │ │ +0035e6ec 00010f16 R_ARM_JUMP_SLOT 00000000 sio_setpar │ │ │ │ +0035e6f0 00011016 R_ARM_JUMP_SLOT 00000000 EGifPutScreenDesc │ │ │ │ +0035e6f4 00011116 R_ARM_JUMP_SLOT 00000000 NeAACDecDecode │ │ │ │ +0035e6f8 00011216 R_ARM_JUMP_SLOT 00000000 gtk_events_pending │ │ │ │ +0035e6fc 00011316 R_ARM_JUMP_SLOT 00000000 mad_stream_init │ │ │ │ +0035e700 00011516 R_ARM_JUMP_SLOT 00000000 srand@GLIBC_2.4 │ │ │ │ +0035e704 00011616 R_ARM_JUMP_SLOT 00000000 snd_pcm_sw_params_set_start_threshold@ALSA_0.9 │ │ │ │ +0035e708 00011716 R_ARM_JUMP_SLOT 00000000 pa_stream_disconnect@PULSE_0 │ │ │ │ +0035e70c 00011816 R_ARM_JUMP_SLOT 00000000 png_create_read_struct@PNG16_0 │ │ │ │ +0035e710 00011916 R_ARM_JUMP_SLOT 00000000 av_stream_get_side_data@LIBAVFORMAT_61 │ │ │ │ +0035e714 00011a16 R_ARM_JUMP_SLOT 00000000 jack_get_buffer_size │ │ │ │ +0035e718 00011b16 R_ARM_JUMP_SLOT 00000000 FT_Done_FreeType │ │ │ │ +0035e71c 00011d16 R_ARM_JUMP_SLOT 00000000 ass_free_track │ │ │ │ +0035e720 00011e16 R_ARM_JUMP_SLOT 00000000 eglCreateWindowSurface │ │ │ │ +0035e724 00011f16 R_ARM_JUMP_SLOT 00000000 smbc_init@SMBCLIENT_0.1.0 │ │ │ │ +0035e728 00012016 R_ARM_JUMP_SLOT 00000000 alSourceQueueBuffers │ │ │ │ +0035e72c 00012116 R_ARM_JUMP_SLOT 00000000 dlclose@GLIBC_2.34 │ │ │ │ +0035e730 00012216 R_ARM_JUMP_SLOT 00000000 XSetWMHints │ │ │ │ +0035e734 00012316 R_ARM_JUMP_SLOT 00000000 lrintf@GLIBC_2.4 │ │ │ │ +0035e738 00012416 R_ARM_JUMP_SLOT 00000000 dvdnav_upper_button_select │ │ │ │ +0035e73c 00012516 R_ARM_JUMP_SLOT 00000000 snd_pcm_hw_params_set_access@ALSA_0.9 │ │ │ │ +0035e740 00012616 R_ARM_JUMP_SLOT 00000000 gtk_table_new │ │ │ │ +0035e744 00012716 R_ARM_JUMP_SLOT 00000000 avio_flush@LIBAVFORMAT_61 │ │ │ │ +0035e748 00012816 R_ARM_JUMP_SLOT 00000000 XvListImageFormats │ │ │ │ +0035e74c 00012916 R_ARM_JUMP_SLOT 00000000 av_freep@LIBAVUTIL_59 │ │ │ │ +0035e750 00012a16 R_ARM_JUMP_SLOT 00000000 gtk_ctree_expand │ │ │ │ +0035e754 00012b16 R_ARM_JUMP_SLOT 00000000 ass_library_init │ │ │ │ +0035e758 00012c16 R_ARM_JUMP_SLOT 00000000 gtk_menu_item_new │ │ │ │ +0035e75c 00012d16 R_ARM_JUMP_SLOT 00000000 XMatchVisualInfo │ │ │ │ +0035e760 00012e16 R_ARM_JUMP_SLOT 00000000 vorbis_synthesis_blockin@libvorbisidec.so.1 │ │ │ │ +0035e764 00012f16 R_ARM_JUMP_SLOT 00000000 gtk_spin_button_new │ │ │ │ +0035e768 00013016 R_ARM_JUMP_SLOT 00000000 bindtextdomain@GLIBC_2.4 │ │ │ │ +0035e76c 00013116 R_ARM_JUMP_SLOT 00000000 FcPatternGetString │ │ │ │ +0035e770 00013216 R_ARM_JUMP_SLOT 00000000 snd_pcm_status_get_trigger_tstamp@ALSA_0.9 │ │ │ │ +0035e774 00013316 R_ARM_JUMP_SLOT 00000000 mpg123_new │ │ │ │ +0035e778 00013416 R_ARM_JUMP_SLOT 00000000 execl@GLIBC_2.4 │ │ │ │ +0035e77c 00013516 R_ARM_JUMP_SLOT 00000000 bd_get_title_info │ │ │ │ +0035e780 00013616 R_ARM_JUMP_SLOT 00000000 inet_pton@GLIBC_2.4 │ │ │ │ +0035e784 00013716 R_ARM_JUMP_SLOT 00000000 gtk_clist_freeze │ │ │ │ +0035e788 00013816 R_ARM_JUMP_SLOT 00000000 XCheckTypedWindowEvent │ │ │ │ +0035e78c 00013916 R_ARM_JUMP_SLOT 00000000 sws_getColorspaceDetails@LIBSWSCALE_8 │ │ │ │ +0035e790 00013a16 R_ARM_JUMP_SLOT 00000000 AuSetElements │ │ │ │ +0035e794 00013b16 R_ARM_JUMP_SLOT 00000000 lirc_freeconfig │ │ │ │ +0035e798 00013c16 R_ARM_JUMP_SLOT 00000000 mpg123_plain_strerror │ │ │ │ +0035e79c 00013d16 R_ARM_JUMP_SLOT 00000000 pthread_create@GLIBC_2.34 │ │ │ │ +0035e7a0 00013e16 R_ARM_JUMP_SLOT 00000000 alSourceUnqueueBuffers │ │ │ │ +0035e7a4 00013f16 R_ARM_JUMP_SLOT 00000000 dvdnav_spu_stream_to_lang │ │ │ │ +0035e7a8 00014016 R_ARM_JUMP_SLOT 00000000 lseek64@GLIBC_2.4 │ │ │ │ +0035e7ac 00014116 R_ARM_JUMP_SLOT 00000000 caca_dither_bitmap │ │ │ │ +0035e7b0 00014216 R_ARM_JUMP_SLOT 00000000 XDGASetMode │ │ │ │ +0035e7b4 00014316 R_ARM_JUMP_SLOT 00000000 XvCreateImage │ │ │ │ +0035e7b8 00014416 R_ARM_JUMP_SLOT 00000000 strrchr@GLIBC_2.4 │ │ │ │ +0035e7bc 00014516 R_ARM_JUMP_SLOT 00000000 ogg_sync_buffer │ │ │ │ +0035e7c0 00014616 R_ARM_JUMP_SLOT 00000000 dvdnav_close │ │ │ │ +0035e7c4 00014716 R_ARM_JUMP_SLOT 00000000 sws_scaleVec@LIBSWSCALE_8 │ │ │ │ +0035e7c8 00014816 R_ARM_JUMP_SLOT 00000000 g_strdup │ │ │ │ +0035e7cc 00014916 R_ARM_JUMP_SLOT 00000000 av_packet_free@LIBAVCODEC_61 │ │ │ │ +0035e7d0 00014a16 R_ARM_JUMP_SLOT 00000000 recvfrom@GLIBC_2.4 │ │ │ │ +0035e7d4 00014b16 R_ARM_JUMP_SLOT 00000000 fgetc@GLIBC_2.4 │ │ │ │ +0035e7d8 00014c16 R_ARM_JUMP_SLOT 00000000 cdio_cddap_speed_set@CDIO_CDDA_2 │ │ │ │ +0035e7dc 00014d16 R_ARM_JUMP_SLOT 00000000 alcGetContextsDevice │ │ │ │ +0035e7e0 00014e16 R_ARM_JUMP_SLOT 00000000 pa_stream_set_state_callback@PULSE_0 │ │ │ │ +0035e7e4 00014f16 R_ARM_JUMP_SLOT 00000000 gtk_adjustment_value_changed │ │ │ │ +0035e7e8 00015016 R_ARM_JUMP_SLOT 00000000 jpeg_read_header@LIBJPEG_6.2 │ │ │ │ +0035e7ec 00015116 R_ARM_JUMP_SLOT 00000000 mng_setcb_processheader │ │ │ │ +0035e7f0 00015216 R_ARM_JUMP_SLOT 00000000 readdir64@GLIBC_2.4 │ │ │ │ +0035e7f4 00015316 R_ARM_JUMP_SLOT 00000000 aa_hidecursor@AA_1.4 │ │ │ │ +0035e7f8 00015416 R_ARM_JUMP_SLOT 00000000 caca_create_dither │ │ │ │ +0035e7fc 00015516 R_ARM_JUMP_SLOT 00000000 g_malloc │ │ │ │ +0035e800 00015616 R_ARM_JUMP_SLOT 00000000 __glob64_time64@GLIBC_2.34 │ │ │ │ +0035e804 00015716 R_ARM_JUMP_SLOT 00000000 smbc_open@SMBCLIENT_0.1.0 │ │ │ │ +0035e808 00015816 R_ARM_JUMP_SLOT 00000000 gtk_widget_set_sensitive │ │ │ │ +0035e80c 00015916 R_ARM_JUMP_SLOT 00000000 msync@GLIBC_2.4 │ │ │ │ +0035e810 00015a16 R_ARM_JUMP_SLOT 00000000 dvdnav_get_current_highlight │ │ │ │ +0035e814 00015b16 R_ARM_JUMP_SLOT 00000000 aa_render@AA_1.4 │ │ │ │ +0035e818 00015c16 R_ARM_JUMP_SLOT 00000000 mng_get_userdata │ │ │ │ +0035e81c 00015d16 R_ARM_JUMP_SLOT 00000000 dca_syncinfo │ │ │ │ +0035e820 00015e16 R_ARM_JUMP_SLOT 00000000 SDL_EnableKeyRepeat │ │ │ │ +0035e824 00015f16 R_ARM_JUMP_SLOT 00000000 NeAACDecInit │ │ │ │ +0035e828 00016016 R_ARM_JUMP_SLOT 00000000 gtk_ctree_set_line_style │ │ │ │ +0035e82c 00016116 R_ARM_JUMP_SLOT 00000000 snd_pcm_resume@ALSA_0.9 │ │ │ │ +0035e830 00016216 R_ARM_JUMP_SLOT 00000000 mng_read │ │ │ │ +0035e834 00016316 R_ARM_JUMP_SLOT 00000000 open64@GLIBC_2.4 │ │ │ │ +0035e838 00016416 R_ARM_JUMP_SLOT 00000000 __libc_start_main@GLIBC_2.34 │ │ │ │ +0035e83c 00016516 R_ARM_JUMP_SLOT 00000000 mng_initialize │ │ │ │ +0035e840 00016616 R_ARM_JUMP_SLOT 00000000 avcodec_send_frame@LIBAVCODEC_61 │ │ │ │ +0035e844 00016716 R_ARM_JUMP_SLOT 00000000 jpeg_finish_decompress@LIBJPEG_6.2 │ │ │ │ +0035e848 00016816 R_ARM_JUMP_SLOT 00000000 dvdnav_menu_call │ │ │ │ +0035e84c 00016916 R_ARM_JUMP_SLOT 00000000 caca_set_dither_antialias │ │ │ │ +0035e850 00016a16 R_ARM_JUMP_SLOT 00000000 pa_context_errno@PULSE_0 │ │ │ │ +0035e854 00016b16 R_ARM_JUMP_SLOT 00000000 XFreeGC │ │ │ │ +0035e858 00016c16 R_ARM_JUMP_SLOT 00000000 eglQueryString │ │ │ │ +0035e85c 00016d16 R_ARM_JUMP_SLOT 00000000 caca_set_dither_charset │ │ │ │ +0035e860 00016e16 R_ARM_JUMP_SLOT 00000000 XvGrabPort │ │ │ │ +0035e864 00017016 R_ARM_JUMP_SLOT 00000000 dvdnav_mouse_activate │ │ │ │ +0035e868 00017116 R_ARM_JUMP_SLOT 00000000 pa_stream_connect_playback@PULSE_0 │ │ │ │ +0035e86c 00017216 R_ARM_JUMP_SLOT 00000000 av_packet_free_side_data@LIBAVCODEC_61 │ │ │ │ +0035e870 00017316 R_ARM_JUMP_SLOT 00000000 av_pix_fmt_count_planes@LIBAVUTIL_59 │ │ │ │ +0035e874 00017416 R_ARM_JUMP_SLOT 00000000 inet_ntop@GLIBC_2.4 │ │ │ │ +0035e878 00017516 R_ARM_JUMP_SLOT 00000000 jpeg_write_scanlines@LIBJPEG_6.2 │ │ │ │ +0035e87c 00017616 R_ARM_JUMP_SLOT 00000000 bs2b_set_level_fcut │ │ │ │ +0035e880 00017716 R_ARM_JUMP_SLOT 00000000 avcodec_configuration@LIBAVCODEC_61 │ │ │ │ +0035e884 00017816 R_ARM_JUMP_SLOT 00000000 mng_putchunk_defi │ │ │ │ +0035e888 00017916 R_ARM_JUMP_SLOT 00000000 alGetListenerf │ │ │ │ +0035e88c 00017a16 R_ARM_JUMP_SLOT 00000000 sio_write │ │ │ │ +0035e890 00017b16 R_ARM_JUMP_SLOT 00000000 pa_threaded_mainloop_signal@PULSE_0 │ │ │ │ +0035e894 00017c16 R_ARM_JUMP_SLOT 00000000 mad_stream_buffer │ │ │ │ +0035e898 00017e16 R_ARM_JUMP_SLOT 00000000 mad_frame_decode │ │ │ │ +0035e89c 00017f16 R_ARM_JUMP_SLOT 00000000 snd_pcm_close@ALSA_0.9 │ │ │ │ +0035e8a0 00018016 R_ARM_JUMP_SLOT 00000000 XShmAttach │ │ │ │ +0035e8a4 00018116 R_ARM_JUMP_SLOT 00000000 bs2b_cross_feed_u8 │ │ │ │ +0035e8a8 00018216 R_ARM_JUMP_SLOT 00000000 FT_Init_FreeType │ │ │ │ +0035e8ac 00018316 R_ARM_JUMP_SLOT 00000000 aa_close@AA_1.4 │ │ │ │ +0035e8b0 00018416 R_ARM_JUMP_SLOT 00000000 XmbSetWMProperties │ │ │ │ +0035e8b4 00018516 R_ARM_JUMP_SLOT 00000000 snd_pcm_sw_params_dump@ALSA_0.9 │ │ │ │ +0035e8b8 00018616 R_ARM_JUMP_SLOT 00000000 __fcntl_time64@GLIBC_2.34 │ │ │ │ +0035e8bc 00018716 R_ARM_JUMP_SLOT 00000000 bd_read │ │ │ │ +0035e8c0 00018816 R_ARM_JUMP_SLOT 00000000 snd_pcm_sw_params_set_sleep_min@ALSA_0.9 │ │ │ │ +0035e8c4 00018916 R_ARM_JUMP_SLOT 00000000 gtk_widget_destroy │ │ │ │ +0035e8c8 00018a16 R_ARM_JUMP_SLOT 00000000 av_div_q@LIBAVUTIL_59 │ │ │ │ +0035e8cc 00018b16 R_ARM_JUMP_SLOT 00000000 gtk_misc_set_padding │ │ │ │ +0035e8d0 00018c16 R_ARM_JUMP_SLOT 00000000 bd_close │ │ │ │ +0035e8d4 00018d16 R_ARM_JUMP_SLOT 00000000 av_packet_alloc@LIBAVCODEC_61 │ │ │ │ +0035e8d8 00018e16 R_ARM_JUMP_SLOT 00000000 log10@GLIBC_2.4 │ │ │ │ +0035e8dc 00018f16 R_ARM_JUMP_SLOT 00000000 gdk_pixmap_create_from_xpm_d │ │ │ │ +0035e8e0 00019016 R_ARM_JUMP_SLOT 00000000 XDisplayName │ │ │ │ +0035e8e4 00019116 R_ARM_JUMP_SLOT 00000000 av_opt_set_int@LIBAVUTIL_59 │ │ │ │ +0035e8e8 00019216 R_ARM_JUMP_SLOT 00000000 XineramaIsActive │ │ │ │ +0035e8ec 00019316 R_ARM_JUMP_SLOT 00000000 png_get_io_ptr@PNG16_0 │ │ │ │ +0035e8f0 00019416 R_ARM_JUMP_SLOT 00000000 snd_pcm_sw_params@ALSA_0.9 │ │ │ │ +0035e8f4 00019516 R_ARM_JUMP_SLOT 00000000 snd_mixer_selem_set_playback_volume@ALSA_0.9 │ │ │ │ +0035e8f8 00019616 R_ARM_JUMP_SLOT 00000000 glTexEnvi │ │ │ │ +0035e8fc 00019716 R_ARM_JUMP_SLOT 00000000 png_read_info@PNG16_0 │ │ │ │ +0035e900 00019816 R_ARM_JUMP_SLOT 00000000 send@GLIBC_2.4 │ │ │ │ +0035e904 00019916 R_ARM_JUMP_SLOT 00000000 eglGetProcAddress │ │ │ │ +0035e908 00019a16 R_ARM_JUMP_SLOT 00000000 avformat_get_riff_audio_tags@LIBAVFORMAT_61 │ │ │ │ +0035e90c 00019b16 R_ARM_JUMP_SLOT 00000000 sws_convertPalette8ToPacked24@LIBSWSCALE_8 │ │ │ │ +0035e910 00019c16 R_ARM_JUMP_SLOT 00000000 __ctype_b_loc@GLIBC_2.4 │ │ │ │ +0035e914 00019d16 R_ARM_JUMP_SLOT 00000000 SDL_FreeYUVOverlay │ │ │ │ +0035e918 00019e16 R_ARM_JUMP_SLOT 00000000 fclose@GLIBC_2.4 │ │ │ │ +0035e91c 00019f16 R_ARM_JUMP_SLOT 00000000 snd_pcm_hw_params_sizeof@ALSA_0.9 │ │ │ │ +0035e920 0001a016 R_ARM_JUMP_SLOT 00000000 gtk_window_add_accel_group │ │ │ │ +0035e924 0001a116 R_ARM_JUMP_SLOT 00000000 SDL_CloseAudio │ │ │ │ +0035e928 0001a216 R_ARM_JUMP_SLOT 00000000 speex_decode_int │ │ │ │ +0035e92c 0001a316 R_ARM_JUMP_SLOT 00000000 png_get_PLTE@PNG16_0 │ │ │ │ +0035e930 0001a416 R_ARM_JUMP_SLOT 00000000 snd_output_close@ALSA_0.9 │ │ │ │ +0035e934 0001a516 R_ARM_JUMP_SLOT 00000000 eglGetConfigAttrib │ │ │ │ +0035e938 0001a616 R_ARM_JUMP_SLOT 00000000 fribidi_charset_to_unicode │ │ │ │ +0035e93c 0001a716 R_ARM_JUMP_SLOT 00000000 XvQueryPortAttributes │ │ │ │ +0035e940 0001a816 R_ARM_JUMP_SLOT 00000000 ass_set_use_margins │ │ │ │ +0035e944 0001a916 R_ARM_JUMP_SLOT 00000000 ogg_stream_reset │ │ │ │ +0035e948 0001aa16 R_ARM_JUMP_SLOT 00000000 tgetent@NCURSES6_TINFO_5.0.19991023 │ │ │ │ +0035e94c 0001ab16 R_ARM_JUMP_SLOT 00000000 pa_stream_writable_size@PULSE_0 │ │ │ │ +0035e950 0001ac16 R_ARM_JUMP_SLOT 00000000 gtk_notebook_get_nth_page │ │ │ │ +0035e954 0001ad16 R_ARM_JUMP_SLOT 00000000 fputc@GLIBC_2.4 │ │ │ │ +0035e958 0001ae16 R_ARM_JUMP_SLOT 00000000 av_codec_get_tag@LIBAVFORMAT_61 │ │ │ │ +0035e95c 0001b016 R_ARM_JUMP_SLOT 00000000 iconv@GLIBC_2.4 │ │ │ │ +0035e960 0001b116 R_ARM_JUMP_SLOT 00000000 avformat_network_init@LIBAVFORMAT_61 │ │ │ │ +0035e964 0001b216 R_ARM_JUMP_SLOT 00000000 bs2b_cross_feed_u24be │ │ │ │ +0035e968 0001b316 R_ARM_JUMP_SLOT 00000000 av_expr_parse@LIBAVUTIL_59 │ │ │ │ +0035e96c 0001b416 R_ARM_JUMP_SLOT 00000000 lirc_init │ │ │ │ +0035e970 0001b516 R_ARM_JUMP_SLOT 00000000 AuOpenServer │ │ │ │ +0035e974 0001b616 R_ARM_JUMP_SLOT 00000000 FT_Get_Char_Index │ │ │ │ +0035e978 0001b716 R_ARM_JUMP_SLOT 00000000 g_hash_table_new_full │ │ │ │ +0035e97c 0001b816 R_ARM_JUMP_SLOT 00000000 SDL_PauseAudio │ │ │ │ +0035e980 0001b916 R_ARM_JUMP_SLOT 00000000 dvdnav_set_PGC_positioning_flag │ │ │ │ +0035e984 0001ba16 R_ARM_JUMP_SLOT 00000000 vorbis_packet_blocksize@libvorbisidec.so.1 │ │ │ │ +0035e988 0001bb16 R_ARM_JUMP_SLOT 00000000 DVDClose │ │ │ │ +0035e98c 0001bc16 R_ARM_JUMP_SLOT 00000000 fseek@GLIBC_2.4 │ │ │ │ +0035e990 0001bd16 R_ARM_JUMP_SLOT 00000000 lirc_readconfig │ │ │ │ +0035e994 0001be16 R_ARM_JUMP_SLOT 00000000 SDL_ListModes │ │ │ │ +0035e998 0001bf16 R_ARM_JUMP_SLOT 00000000 alListenerfv │ │ │ │ +0035e99c 0001c016 R_ARM_JUMP_SLOT 00000000 av_sha_update@LIBAVUTIL_59 │ │ │ │ +0035e9a0 0001c116 R_ARM_JUMP_SLOT 00000000 a52_free │ │ │ │ +0035e9a4 0001c216 R_ARM_JUMP_SLOT 00000000 gtk_clist_clear │ │ │ │ +0035e9a8 0001c316 R_ARM_JUMP_SLOT 00000000 FT_Get_Kerning │ │ │ │ +0035e9ac 0001c416 R_ARM_JUMP_SLOT 00000000 bs2b_cross_feed_s24le │ │ │ │ +0035e9b0 0001c516 R_ARM_JUMP_SLOT 00000000 g_filename_from_utf8 │ │ │ │ +0035e9b4 0001c616 R_ARM_JUMP_SLOT 00000000 XSetTransientForHint │ │ │ │ +0035e9b8 0001c716 R_ARM_JUMP_SLOT 00000000 glGenTextures │ │ │ │ +0035e9bc 0001c916 R_ARM_JUMP_SLOT 00000000 speex_decode_stereo_int │ │ │ │ +0035e9c0 0001ca16 R_ARM_JUMP_SLOT 00000000 __stat64_time64@GLIBC_2.34 │ │ │ │ +0035e9c4 0001cb16 R_ARM_JUMP_SLOT 00000000 gtk_table_attach │ │ │ │ +0035e9c8 0001cc16 R_ARM_JUMP_SLOT 00000000 eglGetError │ │ │ │ +0035e9cc 0001cd16 R_ARM_JUMP_SLOT 00000000 gtk_check_menu_item_new │ │ │ │ +0035e9d0 0001ce16 R_ARM_JUMP_SLOT 00000000 __gmon_start__ │ │ │ │ +0035e9d4 0001cf16 R_ARM_JUMP_SLOT 00000000 alcGetIntegerv │ │ │ │ +0035e9d8 0001d016 R_ARM_JUMP_SLOT 00000000 pa_bytes_per_second@PULSE_0 │ │ │ │ +0035e9dc 0001d116 R_ARM_JUMP_SLOT 00000000 th_decode_free@libtheoradec_1.0 │ │ │ │ +0035e9e0 0001d216 R_ARM_JUMP_SLOT 00000000 speex_decoder_destroy │ │ │ │ +0035e9e4 0001d316 R_ARM_JUMP_SLOT 00000000 vorbis_block_init@libvorbisidec.so.1 │ │ │ │ +0035e9e8 0001d416 R_ARM_JUMP_SLOT 00000000 XSetWMNormalHints │ │ │ │ +0035e9ec 0001d516 R_ARM_JUMP_SLOT 00000000 _exit@GLIBC_2.4 │ │ │ │ +0035e9f0 0001d616 R_ARM_JUMP_SLOT 00000000 cdio_paranoia_init@CDIO_PARANOIA_2 │ │ │ │ +0035e9f4 0001d716 R_ARM_JUMP_SLOT 00000000 sin@GLIBC_2.4 │ │ │ │ +0035e9f8 0001d816 R_ARM_JUMP_SLOT 00000000 tcsetattr@GLIBC_2.4 │ │ │ │ +0035e9fc 0001d916 R_ARM_JUMP_SLOT 00000000 th_decode_headerin@libtheoradec_1.0 │ │ │ │ +0035ea00 0001da16 R_ARM_JUMP_SLOT 00000000 mng_cleanup │ │ │ │ +0035ea04 0001db16 R_ARM_JUMP_SLOT 00000000 bs2b_cross_feed_u16le │ │ │ │ +0035ea08 0001dc16 R_ARM_JUMP_SLOT 00000000 alGenSources │ │ │ │ +0035ea0c 0001dd16 R_ARM_JUMP_SLOT 00000000 smbc_lseek@SMBCLIENT_0.1.0 │ │ │ │ +0035ea10 0001de16 R_ARM_JUMP_SLOT 00000000 snd_mixer_selem_id_set_index@ALSA_0.9 │ │ │ │ +0035ea14 0001df16 R_ARM_JUMP_SLOT 00000000 snd_pcm_hw_params@ALSA_0.9 │ │ │ │ +0035ea18 0001e016 R_ARM_JUMP_SLOT 00000000 gdk_colormap_get_system │ │ │ │ +0035ea1c 0001e116 R_ARM_JUMP_SLOT 00000000 bs2b_cross_feed_s32le │ │ │ │ +0035ea20 0001e216 R_ARM_JUMP_SLOT 00000000 fribidi_set_reorder_nsm │ │ │ │ +0035ea24 0001e316 R_ARM_JUMP_SLOT 00000000 __fdelt_chk@GLIBC_2.15 │ │ │ │ +0035ea28 0001e416 R_ARM_JUMP_SLOT 00000000 tgetstr@NCURSES6_TINFO_5.0.19991023 │ │ │ │ +0035ea2c 0001e516 R_ARM_JUMP_SLOT 00000000 gtk_button_set_image │ │ │ │ +0035ea30 0001e616 R_ARM_JUMP_SLOT 00000000 XSetClassHint │ │ │ │ +0035ea34 0001e716 R_ARM_JUMP_SLOT 00000000 bs2b_cross_feed_u16be │ │ │ │ +0035ea38 0001e816 R_ARM_JUMP_SLOT 00000000 snd_mixer_selem_id_sizeof@ALSA_0.9 │ │ │ │ +0035ea3c 0001e916 R_ARM_JUMP_SLOT 00000000 iconv_close@GLIBC_2.4 │ │ │ │ +0035ea40 0001ea16 R_ARM_JUMP_SLOT 00000000 g_signal_handler_unblock │ │ │ │ +0035ea44 0001eb16 R_ARM_JUMP_SLOT 00000000 XSetInputFocus │ │ │ │ +0035ea48 0001ec16 R_ARM_JUMP_SLOT 00000000 pa_threaded_mainloop_start@PULSE_0 │ │ │ │ +0035ea4c 0001ed16 R_ARM_JUMP_SLOT 00000000 av_packet_new_side_data@LIBAVCODEC_61 │ │ │ │ +0035ea50 0001ee16 R_ARM_JUMP_SLOT 00000000 aa_getfirst@AA_1.4 │ │ │ │ +0035ea54 0001ef16 R_ARM_JUMP_SLOT 00000000 gdk_pixbuf_get_pixels │ │ │ │ +0035ea58 0001f016 R_ARM_JUMP_SLOT 00000000 memcpy@GLIBC_2.4 │ │ │ │ +0035ea5c 0001f116 R_ARM_JUMP_SLOT 00000000 iconv_open@GLIBC_2.4 │ │ │ │ +0035ea60 0001f216 R_ARM_JUMP_SLOT 00000000 snd_pcm_format_description@ALSA_0.9 │ │ │ │ +0035ea64 0001f316 R_ARM_JUMP_SLOT 00000000 aa_flush@AA_1.4 │ │ │ │ +0035ea68 0001f416 R_ARM_JUMP_SLOT 00000000 __select64@GLIBC_2.34 │ │ │ │ +0035ea6c 0001f516 R_ARM_JUMP_SLOT 00000000 caca_get_dither_color_list │ │ │ │ +0035ea70 0001f616 R_ARM_JUMP_SLOT 00000000 gtk_radio_button_get_group │ │ │ │ +0035ea74 0001f716 R_ARM_JUMP_SLOT 00000000 dvdnav_button_activate │ │ │ │ +0035ea78 0001f816 R_ARM_JUMP_SLOT 00000000 snd_mixer_open@ALSA_0.9 │ │ │ │ +0035ea7c 0001f916 R_ARM_JUMP_SLOT 00000000 XStoreName │ │ │ │ +0035ea80 0001fa16 R_ARM_JUMP_SLOT 00000000 FT_Done_Glyph │ │ │ │ +0035ea84 0001fb16 R_ARM_JUMP_SLOT 00000000 gtk_ctree_node_nth │ │ │ │ +0035ea88 0001fc16 R_ARM_JUMP_SLOT 00000000 gtk_notebook_new │ │ │ │ +0035ea8c 0001fd16 R_ARM_JUMP_SLOT 00000000 ogg_sync_clear │ │ │ │ +0035ea90 0001fe16 R_ARM_JUMP_SLOT 00000000 cdio_paranoia_modeset@CDIO_PARANOIA_2 │ │ │ │ +0035ea94 0001ff16 R_ARM_JUMP_SLOT 00000000 aa_printf@AA_1.4 │ │ │ │ +0035ea98 00020016 R_ARM_JUMP_SLOT 00000000 gtk_disable_setlocale │ │ │ │ +0035ea9c 00020116 R_ARM_JUMP_SLOT 00000000 avcodec_default_get_format@LIBAVCODEC_61 │ │ │ │ +0035eaa0 00020216 R_ARM_JUMP_SLOT 00000000 av_gcd@LIBAVUTIL_59 │ │ │ │ +0035eaa4 00020316 R_ARM_JUMP_SLOT 00000000 fribidi_parse_charset │ │ │ │ +0035eaa8 00020416 R_ARM_JUMP_SLOT 00000000 mng_write │ │ │ │ +0035eaac 00020516 R_ARM_JUMP_SLOT 00000000 XShmDetach │ │ │ │ +0035eab0 00020616 R_ARM_JUMP_SLOT 00000000 speex_decoder_init │ │ │ │ +0035eab4 00020716 R_ARM_JUMP_SLOT 00000000 caca_get_canvas_width │ │ │ │ +0035eab8 00020816 R_ARM_JUMP_SLOT 00000000 gtk_clist_set_column_auto_resize │ │ │ │ +0035eabc 00020a16 R_ARM_JUMP_SLOT 00000000 strcpy@GLIBC_2.4 │ │ │ │ +0035eac0 00020b16 R_ARM_JUMP_SLOT 00000000 XSetBackground │ │ │ │ +0035eac4 00020c16 R_ARM_JUMP_SLOT 00000000 snd_mixer_selem_id_get_index@ALSA_0.9 │ │ │ │ +0035eac8 00020d16 R_ARM_JUMP_SLOT 00000000 av_frame_unref@LIBAVUTIL_59 │ │ │ │ +0035eacc 00020e16 R_ARM_JUMP_SLOT 00000000 XSetErrorHandler │ │ │ │ +0035ead0 00020f16 R_ARM_JUMP_SLOT 00000000 XGetWMNormalHints │ │ │ │ +0035ead4 00021016 R_ARM_JUMP_SLOT 00000000 gtk_adjustment_get_value │ │ │ │ +0035ead8 00021116 R_ARM_JUMP_SLOT 00000000 XInstallColormap │ │ │ │ +0035eadc 00021216 R_ARM_JUMP_SLOT 00000000 snd_pcm_hw_params_set_rate_near@ALSA_0.9.0rc4 │ │ │ │ +0035eae0 00021316 R_ARM_JUMP_SLOT 00000000 fork@GLIBC_2.4 │ │ │ │ +0035eae4 00021416 R_ARM_JUMP_SLOT 00000000 av_rescale_q@LIBAVUTIL_59 │ │ │ │ +0035eae8 00021516 R_ARM_JUMP_SLOT 00000000 XShmPutImage │ │ │ │ +0035eaec 00021616 R_ARM_JUMP_SLOT 00000000 SDL_LockAudio │ │ │ │ +0035eaf0 00021716 R_ARM_JUMP_SLOT 00000000 putc@GLIBC_2.4 │ │ │ │ +0035eaf4 00021816 R_ARM_JUMP_SLOT 00000000 XvSetPortAttribute │ │ │ │ +0035eaf8 00021916 R_ARM_JUMP_SLOT 00000000 XResetScreenSaver │ │ │ │ +0035eafc 00021a16 R_ARM_JUMP_SLOT 00000000 system@GLIBC_2.4 │ │ │ │ +0035eb00 00021b16 R_ARM_JUMP_SLOT 00000000 __lstat64_time64@GLIBC_2.34 │ │ │ │ +0035eb04 00021c16 R_ARM_JUMP_SLOT 00000000 snd_mixer_selem_register@ALSA_0.9 │ │ │ │ +0035eb08 00021d16 R_ARM_JUMP_SLOT 00000000 alcGetError │ │ │ │ +0035eb0c 00021e16 R_ARM_JUMP_SLOT 00000000 dvdnav_right_button_select │ │ │ │ +0035eb10 00021f16 R_ARM_JUMP_SLOT 00000000 DGifGetExtension │ │ │ │ +0035eb14 00022016 R_ARM_JUMP_SLOT 00000000 dvdnav_get_video_aspect │ │ │ │ +0035eb18 00022116 R_ARM_JUMP_SLOT 00000000 __gettimeofday64@GLIBC_2.34 │ │ │ │ +0035eb1c 00022216 R_ARM_JUMP_SLOT 00000000 AuGetErrorText │ │ │ │ +0035eb20 00022416 R_ARM_JUMP_SLOT 00000000 pthread_mutex_destroy@GLIBC_2.4 │ │ │ │ +0035eb24 00022516 R_ARM_JUMP_SLOT 00000000 XDGAQueryModes │ │ │ │ +0035eb28 00022616 R_ARM_JUMP_SLOT 00000000 snd_pcm_status_dump@ALSA_0.9 │ │ │ │ +0035eb2c 00022716 R_ARM_JUMP_SLOT 00000000 snd_pcm_start@ALSA_0.9 │ │ │ │ +0035eb30 00022816 R_ARM_JUMP_SLOT 00000000 dvdnav_get_current_time │ │ │ │ +0035eb34 00022916 R_ARM_JUMP_SLOT 00000000 alSourcePausev │ │ │ │ +0035eb38 00022a16 R_ARM_JUMP_SLOT 00000000 g_strconcat │ │ │ │ +0035eb3c 00022b16 R_ARM_JUMP_SLOT 00000000 av_opt_set@LIBAVUTIL_59 │ │ │ │ +0035eb40 00022c16 R_ARM_JUMP_SLOT 00000000 snd_pcm_readi@ALSA_0.9 │ │ │ │ +0035eb44 00022d16 R_ARM_JUMP_SLOT 00000000 XSetStandardProperties │ │ │ │ +0035eb48 00022e16 R_ARM_JUMP_SLOT 00000000 caca_get_event │ │ │ │ +0035eb4c 00022f16 R_ARM_JUMP_SLOT 00000000 bd_open │ │ │ │ +0035eb50 00023016 R_ARM_JUMP_SLOT 00000000 mng_putchunk_ihdr │ │ │ │ +0035eb54 00023116 R_ARM_JUMP_SLOT 00000000 GifQuantizeBuffer │ │ │ │ +0035eb58 00023216 R_ARM_JUMP_SLOT 00000000 XFreeCursor │ │ │ │ +0035eb5c 00023316 R_ARM_JUMP_SLOT 00000000 g_utf8_prev_char │ │ │ │ +0035eb60 00023416 R_ARM_JUMP_SLOT 00000000 mng_putchunk_term │ │ │ │ +0035eb64 00023516 R_ARM_JUMP_SLOT 00000000 caca_create_display │ │ │ │ +0035eb68 00023616 R_ARM_JUMP_SLOT 00000000 bs2b_cross_feed_s16le │ │ │ │ +0035eb6c 00023716 R_ARM_JUMP_SLOT 00000000 pa_context_get_sink_input_info@PULSE_0 │ │ │ │ +0035eb70 00023816 R_ARM_JUMP_SLOT 00000000 avformat_free_context@LIBAVFORMAT_61 │ │ │ │ +0035eb74 00023916 R_ARM_JUMP_SLOT 00000000 EGifPutExtensionLeader │ │ │ │ +0035eb78 00023a16 R_ARM_JUMP_SLOT 00000000 gtk_clist_set_column_widget │ │ │ │ +0035eb7c 00023b16 R_ARM_JUMP_SLOT 00000000 pa_stream_set_write_callback@PULSE_0 │ │ │ │ +0035eb80 00023c16 R_ARM_JUMP_SLOT 00000000 alcMakeContextCurrent │ │ │ │ +0035eb84 00023d16 R_ARM_JUMP_SLOT 00000000 av_base64_encode@LIBAVUTIL_59 │ │ │ │ +0035eb88 00023e16 R_ARM_JUMP_SLOT 00000000 av_sha_init@LIBAVUTIL_59 │ │ │ │ +0035eb8c 00023f16 R_ARM_JUMP_SLOT 00000000 SDL_ShowCursor │ │ │ │ +0035eb90 00024016 R_ARM_JUMP_SLOT 00000000 eglDestroySurface │ │ │ │ +0035eb94 00024116 R_ARM_JUMP_SLOT 00000000 mpg123_id3 │ │ │ │ +0035eb98 00024216 R_ARM_JUMP_SLOT 00000000 th_info_clear@libtheoradec_1.0 │ │ │ │ +0035eb9c 00024316 R_ARM_JUMP_SLOT 00000000 smbc_read@SMBCLIENT_0.1.0 │ │ │ │ +0035eba0 00024416 R_ARM_JUMP_SLOT 00000000 caca_free_display │ │ │ │ +0035eba4 00024516 R_ARM_JUMP_SLOT 00000000 vorbis_info_clear@libvorbisidec.so.1 │ │ │ │ +0035eba8 00024616 R_ARM_JUMP_SLOT 00000000 gtk_text_buffer_insert │ │ │ │ +0035ebac 00024716 R_ARM_JUMP_SLOT 00000000 dca_block │ │ │ │ +0035ebb0 00024816 R_ARM_JUMP_SLOT 00000000 strtof@GLIBC_2.4 │ │ │ │ +0035ebb4 00024916 R_ARM_JUMP_SLOT 00000000 AuCloseServer │ │ │ │ +0035ebb8 00024a16 R_ARM_JUMP_SLOT 00000000 aa_autoinitkbd@AA_1.4 │ │ │ │ +0035ebbc 00024b16 R_ARM_JUMP_SLOT 00000000 SDL_CreateRGBSurface │ │ │ │ +0035ebc0 00024c16 R_ARM_JUMP_SLOT 00000000 XFillRectangle │ │ │ │ +0035ebc4 00024d16 R_ARM_JUMP_SLOT 00000000 glGetTexLevelParameteriv │ │ │ │ +0035ebc8 00024e16 R_ARM_JUMP_SLOT 00000000 av_display_rotation_get@LIBAVUTIL_59 │ │ │ │ +0035ebcc 00024f16 R_ARM_JUMP_SLOT 00000000 dvdnav_get_angle_info │ │ │ │ +0035ebd0 00025016 R_ARM_JUMP_SLOT 00000000 sprintf@GLIBC_2.4 │ │ │ │ +0035ebd4 00025116 R_ARM_JUMP_SLOT 00000000 dvdnav_audio_stream_channels │ │ │ │ +0035ebd8 00025216 R_ARM_JUMP_SLOT 00000000 setlocale@GLIBC_2.4 │ │ │ │ +0035ebdc 00025316 R_ARM_JUMP_SLOT 00000000 gtk_scale_set_draw_value │ │ │ │ +0035ebe0 00025416 R_ARM_JUMP_SLOT 00000000 ass_step_sub │ │ │ │ +0035ebe4 00025516 R_ARM_JUMP_SLOT 00000000 mng_putchunk_mhdr │ │ │ │ +0035ebe8 00025616 R_ARM_JUMP_SLOT 00000000 av_packet_get_side_data@LIBAVCODEC_61 │ │ │ │ +0035ebec 00025716 R_ARM_JUMP_SLOT 00000000 XvShmCreateImage │ │ │ │ +0035ebf0 00025816 R_ARM_JUMP_SLOT 00000000 NeAACDecGetErrorMessage │ │ │ │ +0035ebf4 00025916 R_ARM_JUMP_SLOT 00000000 avcodec_flush_buffers@LIBAVCODEC_61 │ │ │ │ +0035ebf8 00025a16 R_ARM_JUMP_SLOT 00000000 ass_set_extract_fonts │ │ │ │ +0035ebfc 00025b16 R_ARM_JUMP_SLOT 00000000 gethostbyname@GLIBC_2.4 │ │ │ │ +0035ec00 00025c16 R_ARM_JUMP_SLOT 00000000 jpeg_start_compress@LIBJPEG_6.2 │ │ │ │ +0035ec04 00025d16 R_ARM_JUMP_SLOT 00000000 snd_pcm_nonblock@ALSA_0.9 │ │ │ │ +0035ec08 00025e16 R_ARM_JUMP_SLOT 00000000 XGetWindowProperty │ │ │ │ +0035ec0c 00025f16 R_ARM_JUMP_SLOT 00000000 av_dict_count@LIBAVUTIL_59 │ │ │ │ +0035ec10 00026016 R_ARM_JUMP_SLOT 00000000 snd_pcm_hw_params_get_buffer_size@ALSA_0.9.0rc4 │ │ │ │ +0035ec14 00026116 R_ARM_JUMP_SLOT 00000000 g_hash_table_insert │ │ │ │ +0035ec18 00026216 R_ARM_JUMP_SLOT 00000000 gtk_ctree_find_by_row_data │ │ │ │ +0035ec1c 00026316 R_ARM_JUMP_SLOT 00000000 ass_clear_fonts │ │ │ │ +0035ec20 00026416 R_ARM_JUMP_SLOT 00000000 __fstat64_time64@GLIBC_2.34 │ │ │ │ +0035ec24 00026516 R_ARM_JUMP_SLOT 00000000 caca_get_dither_antialias_list │ │ │ │ +0035ec28 00026616 R_ARM_JUMP_SLOT 00000000 DGifGetLine │ │ │ │ +0035ec2c 00026716 R_ARM_JUMP_SLOT 00000000 av_buffer_ref@LIBAVUTIL_59 │ │ │ │ +0035ec30 00026816 R_ARM_JUMP_SLOT 00000000 alcCreateContext │ │ │ │ +0035ec34 00026916 R_ARM_JUMP_SLOT 00000000 g_type_check_instance_is_a │ │ │ │ +0035ec38 00026a16 R_ARM_JUMP_SLOT 00000000 __printf_chk@GLIBC_2.4 │ │ │ │ +0035ec3c 00026b16 R_ARM_JUMP_SLOT 00000000 ogg_sync_pageseek │ │ │ │ +0035ec40 00026c16 R_ARM_JUMP_SLOT 00000000 FcConfigSubstitute │ │ │ │ +0035ec44 00026d16 R_ARM_JUMP_SLOT 00000000 XDeleteProperty │ │ │ │ +0035ec48 00026e16 R_ARM_JUMP_SLOT 00000000 GifMakeMapObject │ │ │ │ +0035ec4c 00026f16 R_ARM_JUMP_SLOT 00000000 XF86VidModeLockModeSwitch │ │ │ │ +0035ec50 00027016 R_ARM_JUMP_SLOT 00000000 XGetSelectionOwner │ │ │ │ +0035ec54 00027116 R_ARM_JUMP_SLOT 00000000 pa_stream_cork@PULSE_0 │ │ │ │ +0035ec58 00027216 R_ARM_JUMP_SLOT 00000000 XSendEvent │ │ │ │ +0035ec5c 00027316 R_ARM_JUMP_SLOT 00000000 sysinfo@GLIBC_2.4 │ │ │ │ +0035ec60 00027416 R_ARM_JUMP_SLOT 00000000 XSelectInput │ │ │ │ +0035ec64 00027516 R_ARM_JUMP_SLOT 00000000 gtk_text_view_set_editable │ │ │ │ +0035ec68 00027616 R_ARM_JUMP_SLOT 00000000 gtk_spin_button_set_numeric │ │ │ │ +0035ec6c 00027716 R_ARM_JUMP_SLOT 00000000 png_create_info_struct@PNG16_0 │ │ │ │ +0035ec70 00027816 R_ARM_JUMP_SLOT 00000000 ass_set_storage_size │ │ │ │ +0035ec74 00027916 R_ARM_JUMP_SLOT 00000000 speex_decoder_ctl │ │ │ │ +0035ec78 00027a16 R_ARM_JUMP_SLOT 00000000 snd_mixer_selem_set_playback_switch@ALSA_0.9 │ │ │ │ +0035ec7c 00027b16 R_ARM_JUMP_SLOT 00000000 XConvertSelection │ │ │ │ +0035ec80 00027c16 R_ARM_JUMP_SLOT 00000000 aa_recommendlow@AA_1.4 │ │ │ │ +0035ec84 00027d16 R_ARM_JUMP_SLOT 00000000 dvdnav_get_position │ │ │ │ +0035ec88 00027e16 R_ARM_JUMP_SLOT 00000000 strtol@GLIBC_2.4 │ │ │ │ +0035ec8c 00027f16 R_ARM_JUMP_SLOT 00000000 fsync@GLIBC_2.4 │ │ │ │ +0035ec90 00028016 R_ARM_JUMP_SLOT 00000000 DGifGetImageDesc │ │ │ │ +0035ec94 00028116 R_ARM_JUMP_SLOT 00000000 waitpid@GLIBC_2.4 │ │ │ │ +0035ec98 00028216 R_ARM_JUMP_SLOT 00000000 pa_stream_get_latency@PULSE_0 │ │ │ │ +0035ec9c 00028316 R_ARM_JUMP_SLOT 00000000 speex_packet_to_header │ │ │ │ +0035eca0 00028416 R_ARM_JUMP_SLOT 00000000 enca_analyse_const │ │ │ │ +0035eca4 00028516 R_ARM_JUMP_SLOT 00000000 png_set_strip_16@PNG16_0 │ │ │ │ +0035eca8 00028616 R_ARM_JUMP_SLOT 00000000 smbc_close@SMBCLIENT_0.1.0 │ │ │ │ +0035ecac 00028716 R_ARM_JUMP_SLOT 00000000 SDL_GL_SwapBuffers │ │ │ │ +0035ecb0 00028816 R_ARM_JUMP_SLOT 00000000 snd_pcm_prepare@ALSA_0.9 │ │ │ │ +0035ecb4 00028916 R_ARM_JUMP_SLOT 00000000 pa_stream_write@PULSE_0 │ │ │ │ +0035ecb8 00028a16 R_ARM_JUMP_SLOT 00000000 gtk_widget_show │ │ │ │ +0035ecbc 00028b16 R_ARM_JUMP_SLOT 00000000 avformat_alloc_context@LIBAVFORMAT_61 │ │ │ │ +0035ecc0 00028c16 R_ARM_JUMP_SLOT 00000000 exit@GLIBC_2.4 │ │ │ │ +0035ecc4 00028d16 R_ARM_JUMP_SLOT 00000000 av_init_packet@LIBAVCODEC_61 │ │ │ │ +0035ecc8 00028e16 R_ARM_JUMP_SLOT 00000000 FT_Set_Pixel_Sizes │ │ │ │ +0035eccc 00028f16 R_ARM_JUMP_SLOT 00000000 EGifPutComment │ │ │ │ +0035ecd0 00029016 R_ARM_JUMP_SLOT 00000000 av_dict_free@LIBAVUTIL_59 │ │ │ │ +0035ecd4 00029116 R_ARM_JUMP_SLOT 00000000 th_setup_free@libtheoradec_1.0 │ │ │ │ +0035ecd8 00029216 R_ARM_JUMP_SLOT 00000000 avcodec_free_context@LIBAVCODEC_61 │ │ │ │ +0035ecdc 00029316 R_ARM_JUMP_SLOT 00000000 SDL_PollEvent │ │ │ │ +0035ece0 00029416 R_ARM_JUMP_SLOT 00000000 __ctype_toupper_loc@GLIBC_2.4 │ │ │ │ +0035ece4 00029516 R_ARM_JUMP_SLOT 00000000 XPending │ │ │ │ +0035ece8 00029616 R_ARM_JUMP_SLOT 00000000 avformat_new_stream@LIBAVFORMAT_61 │ │ │ │ +0035ecec 00029716 R_ARM_JUMP_SLOT 00000000 av_fast_malloc@LIBAVUTIL_59 │ │ │ │ +0035ecf0 00029816 R_ARM_JUMP_SLOT 00000000 mng_setcb_getcanvasline │ │ │ │ +0035ecf4 00029916 R_ARM_JUMP_SLOT 00000000 g_slist_prepend │ │ │ │ +0035ecf8 00029a16 R_ARM_JUMP_SLOT 00000000 EGifOpenFileName │ │ │ │ +0035ecfc 00029b16 R_ARM_JUMP_SLOT 00000000 snd_pcm_hw_params_set_periods_near@ALSA_0.9.0rc4 │ │ │ │ +0035ed00 00029c16 R_ARM_JUMP_SLOT 00000000 gtk_clist_column_title_passive │ │ │ │ +0035ed04 00029d16 R_ARM_JUMP_SLOT 00000000 XVisualIDFromVisual │ │ │ │ +0035ed08 00029e16 R_ARM_JUMP_SLOT 00000000 aa_recommendhi@AA_1.4 │ │ │ │ +0035ed0c 00029f16 R_ARM_JUMP_SLOT 00000000 DVDOpen │ │ │ │ +0035ed10 0002a116 R_ARM_JUMP_SLOT 00000000 SDL_UpdateRect │ │ │ │ +0035ed14 0002a216 R_ARM_JUMP_SLOT 00000000 gtk_vscale_new │ │ │ │ +0035ed18 0002a316 R_ARM_JUMP_SLOT 00000000 pp_get_context@LIBPOSTPROC_58 │ │ │ │ +0035ed1c 0002a416 R_ARM_JUMP_SLOT 00000000 dup2@GLIBC_2.4 │ │ │ │ +0035ed20 0002a516 R_ARM_JUMP_SLOT 00000000 XGrabPointer │ │ │ │ +0035ed24 0002a616 R_ARM_JUMP_SLOT 00000000 gtk_scrolled_window_get_type │ │ │ │ +0035ed28 0002a716 R_ARM_JUMP_SLOT 00000000 NeAACDecInit2 │ │ │ │ +0035ed2c 0002a816 R_ARM_JUMP_SLOT 00000000 av_opt_set_chlayout@LIBAVUTIL_59 │ │ │ │ +0035ed30 0002a916 R_ARM_JUMP_SLOT 00000000 inflateEnd │ │ │ │ +0035ed34 0002aa16 R_ARM_JUMP_SLOT 00000000 eglInitialize │ │ │ │ +0035ed38 0002ab16 R_ARM_JUMP_SLOT 00000000 g_signal_handler_block │ │ │ │ +0035ed3c 0002ac16 R_ARM_JUMP_SLOT 00000000 recv@GLIBC_2.4 │ │ │ │ +0035ed40 0002ad16 R_ARM_JUMP_SLOT 00000000 gdk_x11_display_get_xdisplay │ │ │ │ +0035ed44 0002ae16 R_ARM_JUMP_SLOT 00000000 sio_initpar │ │ │ │ +0035ed48 0002af16 R_ARM_JUMP_SLOT 00000000 read@GLIBC_2.4 │ │ │ │ +0035ed4c 0002b016 R_ARM_JUMP_SLOT 00000000 cdio_get_track_lsn@CDIO_19 │ │ │ │ +0035ed50 0002b116 R_ARM_JUMP_SLOT 00000000 snd_pcm_status_sizeof@ALSA_0.9 │ │ │ │ +0035ed54 0002b216 R_ARM_JUMP_SLOT 00000000 strtok@GLIBC_2.4 │ │ │ │ +0035ed58 0002b316 R_ARM_JUMP_SLOT 00000000 usleep@GLIBC_2.4 │ │ │ │ +0035ed5c 0002b416 R_ARM_JUMP_SLOT 00000000 glBindTexture │ │ │ │ +0035ed60 0002b516 R_ARM_JUMP_SLOT 00000000 EGifPutExtensionTrailer │ │ │ │ +0035ed64 0002b616 R_ARM_JUMP_SLOT 00000000 sws_init_context@LIBSWSCALE_8 │ │ │ │ +0035ed68 0002b716 R_ARM_JUMP_SLOT 00000000 nl_langinfo@GLIBC_2.4 │ │ │ │ +0035ed6c 0002b916 R_ARM_JUMP_SLOT 00000000 vorbis_block_clear@libvorbisidec.so.1 │ │ │ │ +0035ed70 0002ba16 R_ARM_JUMP_SLOT 00000000 gtk_notebook_set_current_page │ │ │ │ +0035ed74 0002bb16 R_ARM_JUMP_SLOT 00000000 mpeg2_skip │ │ │ │ +0035ed78 0002bc16 R_ARM_JUMP_SLOT 00000000 dvdnav_err_to_string │ │ │ │ +0035ed7c 0002bd16 R_ARM_JUMP_SLOT 00000000 gtk_widget_grab_focus │ │ │ │ +0035ed80 0002be16 R_ARM_JUMP_SLOT 00000000 gtk_container_set_border_width │ │ │ │ +0035ed84 0002bf16 R_ARM_JUMP_SLOT 00000000 SDL_Init │ │ │ │ +0035ed88 0002c016 R_ARM_JUMP_SLOT 00000000 FT_Select_Charmap │ │ │ │ +0035ed8c 0002c116 R_ARM_JUMP_SLOT 00000000 strcoll@GLIBC_2.4 │ │ │ │ +0035ed90 0002c216 R_ARM_JUMP_SLOT 00000000 alSourcePlayv │ │ │ │ +0035ed94 0002c316 R_ARM_JUMP_SLOT 00000000 gtk_adjustment_set_value │ │ │ │ +0035ed98 0002c416 R_ARM_JUMP_SLOT 00000000 pa_context_new@PULSE_0 │ │ │ │ +0035ed9c 0002c516 R_ARM_JUMP_SLOT 00000000 ftell@GLIBC_2.4 │ │ │ │ +0035eda0 0002c616 R_ARM_JUMP_SLOT 00000000 ifoOpen │ │ │ │ +0035eda4 0002c716 R_ARM_JUMP_SLOT 00000000 glXMakeCurrent │ │ │ │ +0035eda8 0002c816 R_ARM_JUMP_SLOT 00000000 aa_resizehandler@AA_1.4 │ │ │ │ +0035edac 0002c916 R_ARM_JUMP_SLOT 00000000 fopen64@GLIBC_2.4 │ │ │ │ +0035edb0 0002ca16 R_ARM_JUMP_SLOT 00000000 XF86VidModeSwitchToMode │ │ │ │ +0035edb4 0002cb16 R_ARM_JUMP_SLOT 00000000 pa_operation_get_state@PULSE_0 │ │ │ │ +0035edb8 0002cc16 R_ARM_JUMP_SLOT 00000000 fwrite@GLIBC_2.4 │ │ │ │ +0035edbc 0002cd16 R_ARM_JUMP_SLOT 00000000 gtk_button_new_with_label │ │ │ │ +0035edc0 0002cf16 R_ARM_JUMP_SLOT 00000000 mpeg2_buffer │ │ │ │ +0035edc4 0002d116 R_ARM_JUMP_SLOT 00000000 snd_pcm_dump@ALSA_0.9 │ │ │ │ +0035edc8 0002d216 R_ARM_JUMP_SLOT 00000000 pa_stream_drain@PULSE_0 │ │ │ │ +0035edcc 0002d316 R_ARM_JUMP_SLOT 00000000 XGetVisualInfo │ │ │ │ +0035edd0 0002d416 R_ARM_JUMP_SLOT 00000000 gtk_clist_get_row_data │ │ │ │ +0035edd4 0002d516 R_ARM_JUMP_SLOT 00000000 XvQueryExtension │ │ │ │ +0035edd8 0002d616 R_ARM_JUMP_SLOT 00000000 __isoc99_sscanf@GLIBC_2.7 │ │ │ │ +0035eddc 0002d716 R_ARM_JUMP_SLOT 00000000 XGrabKeyboard │ │ │ │ +0035ede0 0002d816 R_ARM_JUMP_SLOT 00000000 dca_free │ │ │ │ +0035ede4 0002d916 R_ARM_JUMP_SLOT 00000000 SDL_VideoDriverName │ │ │ │ +0035ede8 0002da16 R_ARM_JUMP_SLOT 00000000 snd_pcm_forward@ALSA_0.9.0rc8 │ │ │ │ +0035edec 0002db16 R_ARM_JUMP_SLOT 00000000 XCreatePixmapCursor │ │ │ │ +0035edf0 0002dc16 R_ARM_JUMP_SLOT 00000000 XSetForeground │ │ │ │ +0035edf4 0002dd16 R_ARM_JUMP_SLOT 00000000 glClearColor │ │ │ │ +0035edf8 0002de16 R_ARM_JUMP_SLOT 00000000 avio_alloc_context@LIBAVFORMAT_61 │ │ │ │ +0035edfc 0002df16 R_ARM_JUMP_SLOT 00000000 ass_set_style_overrides │ │ │ │ +0035ee00 0002e016 R_ARM_JUMP_SLOT 00000000 gtk_widget_hide │ │ │ │ +0035ee04 0002e116 R_ARM_JUMP_SLOT 00000000 av_buffer_create@LIBAVUTIL_59 │ │ │ │ +0035ee08 0002e216 R_ARM_JUMP_SLOT 00000000 cdio_cddap_disc_firstsector@CDIO_CDDA_2 │ │ │ │ +0035ee0c 0002e316 R_ARM_JUMP_SLOT 00000000 dvdnav_part_play │ │ │ │ +0035ee10 0002e416 R_ARM_JUMP_SLOT 00000000 gtk_scale_get_digits │ │ │ │ +0035ee14 0002e516 R_ARM_JUMP_SLOT 00000000 XineramaQueryScreens │ │ │ │ +0035ee18 0002e616 R_ARM_JUMP_SLOT 00000000 av_log_set_level@LIBAVUTIL_59 │ │ │ │ +0035ee1c 0002e716 R_ARM_JUMP_SLOT 00000000 dvdnav_describe_title_chapters │ │ │ │ +0035ee20 0002e816 R_ARM_JUMP_SLOT 00000000 write@GLIBC_2.4 │ │ │ │ +0035ee24 0002e916 R_ARM_JUMP_SLOT 00000000 gtk_clist_column_titles_hide │ │ │ │ +0035ee28 0002ea16 R_ARM_JUMP_SLOT 00000000 dvdnav_time_search │ │ │ │ +0035ee2c 0002eb16 R_ARM_JUMP_SLOT 00000000 caca_get_canvas_height │ │ │ │ +0035ee30 0002ec16 R_ARM_JUMP_SLOT 00000000 XRaiseWindow │ │ │ │ +0035ee34 0002ed16 R_ARM_JUMP_SLOT 00000000 vorbis_info_init@libvorbisidec.so.1 │ │ │ │ +0035ee38 0002ee16 R_ARM_JUMP_SLOT 00000000 XAllocWMHints │ │ │ │ +0035ee3c 0002ef16 R_ARM_JUMP_SLOT 00000000 XCreateWindow │ │ │ │ +0035ee40 0002f016 R_ARM_JUMP_SLOT 00000000 opendir@GLIBC_2.4 │ │ │ │ +0035ee44 0002f116 R_ARM_JUMP_SLOT 00000000 gdk_x11_drawable_get_xid │ │ │ │ +0035ee48 0002f216 R_ARM_JUMP_SLOT 00000000 mng_setcb_writedata │ │ │ │ +0035ee4c 0002f316 R_ARM_JUMP_SLOT 00000000 bs2b_set_level │ │ │ │ +0035ee50 0002f416 R_ARM_JUMP_SLOT 00000000 XDGAOpenFramebuffer │ │ │ │ +0035ee54 0002f516 R_ARM_JUMP_SLOT 00000000 XShmQueryVersion │ │ │ │ +0035ee58 0002f616 R_ARM_JUMP_SLOT 00000000 gtk_spin_button_set_value │ │ │ │ +0035ee5c 0002f716 R_ARM_JUMP_SLOT 00000000 g_filename_display_name │ │ │ │ +0035ee60 0002f816 R_ARM_JUMP_SLOT 00000000 mng_create │ │ │ │ +0035ee64 0002f916 R_ARM_JUMP_SLOT 00000000 snd_pcm_hw_params_set_channels@ALSA_0.9 │ │ │ │ +0035ee68 0002fa16 R_ARM_JUMP_SLOT 00000000 inet_aton@GLIBC_2.4 │ │ │ │ +0035ee6c 0002fb16 R_ARM_JUMP_SLOT 00000000 gtk_box_pack_start │ │ │ │ +0035ee70 0002fc16 R_ARM_JUMP_SLOT 00000000 qsort@GLIBC_2.4 │ │ │ │ +0035ee74 0002fd16 R_ARM_JUMP_SLOT 00000000 jpeg_finish_compress@LIBJPEG_6.2 │ │ │ │ +0035ee78 0002fe16 R_ARM_JUMP_SLOT 00000000 jpeg_destroy_decompress@LIBJPEG_6.2 │ │ │ │ +0035ee7c 0002ff16 R_ARM_JUMP_SLOT 00000000 gtk_window_set_title │ │ │ │ +0035ee80 00030116 R_ARM_JUMP_SLOT 00000000 DVDCloseFile │ │ │ │ +0035ee84 00030216 R_ARM_JUMP_SLOT 00000000 snd_mixer_attach@ALSA_0.9 │ │ │ │ +0035ee88 00030416 R_ARM_JUMP_SLOT 00000000 DGifGetExtensionNext │ │ │ │ +0035ee8c 00030516 R_ARM_JUMP_SLOT 00000000 avcodec_find_encoder_by_name@LIBAVCODEC_61 │ │ │ │ +0035ee90 00030616 R_ARM_JUMP_SLOT 00000000 snd_mixer_elem_next@ALSA_0.9 │ │ │ │ +0035ee94 00030816 R_ARM_JUMP_SLOT 00000000 sqrt@GLIBC_2.4 │ │ │ │ +0035ee98 00030916 R_ARM_JUMP_SLOT 00000000 avformat_get_riff_video_tags@LIBAVFORMAT_61 │ │ │ │ +0035ee9c 00030a16 R_ARM_JUMP_SLOT 00000000 mpeg2_close │ │ │ │ +0035eea0 00030b16 R_ARM_JUMP_SLOT 00000000 av_packet_unref@LIBAVCODEC_61 │ │ │ │ +0035eea4 00030c16 R_ARM_JUMP_SLOT 00000000 ogg_stream_clear │ │ │ │ +0035eea8 00030d16 R_ARM_JUMP_SLOT 00000000 a52_init │ │ │ │ +0035eeac 00030e16 R_ARM_JUMP_SLOT 00000000 swr_free@LIBSWRESAMPLE_5 │ │ │ │ +0035eeb0 00030f16 R_ARM_JUMP_SLOT 00000000 gtk_scrolled_window_set_policy │ │ │ │ +0035eeb4 00031016 R_ARM_JUMP_SLOT 00000000 gtk_button_box_set_child_size │ │ │ │ +0035eeb8 00031116 R_ARM_JUMP_SLOT 00000000 __assert_fail@GLIBC_2.4 │ │ │ │ +0035eebc 00031216 R_ARM_JUMP_SLOT 00000000 alSourcefv │ │ │ │ +0035eec0 00031316 R_ARM_JUMP_SLOT 00000000 strtoul@GLIBC_2.4 │ │ │ │ +0035eec4 00031416 R_ARM_JUMP_SLOT 00000000 pthread_join@GLIBC_2.34 │ │ │ │ +0035eec8 00031516 R_ARM_JUMP_SLOT 00000000 pa_context_disconnect@PULSE_0 │ │ │ │ +0035eecc 00031616 R_ARM_JUMP_SLOT 00000000 strerror@GLIBC_2.4 │ │ │ │ +0035eed0 00031716 R_ARM_JUMP_SLOT 00000000 snd_mixer_load@ALSA_0.9 │ │ │ │ +0035eed4 00031816 R_ARM_JUMP_SLOT 00000000 av_lzo1x_decode@LIBAVUTIL_59 │ │ │ │ +0035eed8 00031916 R_ARM_JUMP_SLOT 00000000 FT_Set_Charmap │ │ │ │ +0035eedc 00031a16 R_ARM_JUMP_SLOT 00000000 ogg_page_serialno │ │ │ │ +0035eee0 00031b16 R_ARM_JUMP_SLOT 00000000 XvPutImage │ │ │ │ +0035eee4 00031c16 R_ARM_JUMP_SLOT 00000000 pa_threaded_mainloop_get_api@PULSE_0 │ │ │ │ +0035eee8 00031d16 R_ARM_JUMP_SLOT 00000000 XCreateBitmapFromData │ │ │ │ +0035eeec 00031e16 R_ARM_JUMP_SLOT 00000000 dlerror@GLIBC_2.34 │ │ │ │ +0035eef0 00031f16 R_ARM_JUMP_SLOT 00000000 fribidi_log2vis │ │ │ │ +0035eef4 00032016 R_ARM_JUMP_SLOT 00000000 XClearWindow │ │ │ │ +0035eef8 00032116 R_ARM_JUMP_SLOT 00000000 __isoc99_vsscanf@GLIBC_2.7 │ │ │ │ +0035eefc 00032216 R_ARM_JUMP_SLOT 00000000 gtk_button_new │ │ │ │ +0035ef00 00032316 R_ARM_JUMP_SLOT 00000000 mng_display_reset │ │ │ │ +0035ef04 00032416 R_ARM_JUMP_SLOT 00000000 DGifGetRecordType │ │ │ │ +0035ef08 00032516 R_ARM_JUMP_SLOT 00000000 png_destroy_read_struct@PNG16_0 │ │ │ │ +0035ef0c 00032616 R_ARM_JUMP_SLOT 00000000 gtk_list_store_clear │ │ │ │ +0035ef10 00032716 R_ARM_JUMP_SLOT 00000000 gtk_label_set_justify │ │ │ │ +0035ef14 00032816 R_ARM_JUMP_SLOT 00000000 gtk_main_iteration_do │ │ │ │ +0035ef18 00032916 R_ARM_JUMP_SLOT 00000000 __errno_location@GLIBC_2.4 │ │ │ │ +0035ef1c 00032a16 R_ARM_JUMP_SLOT 00000000 dca_frame │ │ │ │ +0035ef20 00032b16 R_ARM_JUMP_SLOT 00000000 gtk_clist_append │ │ │ │ +0035ef24 00032c16 R_ARM_JUMP_SLOT 00000000 gtk_window_set_modal │ │ │ │ +0035ef28 00032d16 R_ARM_JUMP_SLOT 00000000 jack_set_process_callback │ │ │ │ +0035ef2c 00032e16 R_ARM_JUMP_SLOT 00000000 vdp_device_create_x11 │ │ │ │ +0035ef30 00032f16 R_ARM_JUMP_SLOT 00000000 gtk_window_get_position │ │ │ │ +0035ef34 00033016 R_ARM_JUMP_SLOT 00000000 AuStopFlow │ │ │ │ +0035ef38 00033116 R_ARM_JUMP_SLOT 00000000 mng_setcb_gettickcount │ │ │ │ +0035ef3c 00033216 R_ARM_JUMP_SLOT 00000000 avio_size@LIBAVFORMAT_61 │ │ │ │ +0035ef40 00033316 R_ARM_JUMP_SLOT 00000000 __time64@GLIBC_2.34 │ │ │ │ +0035ef44 00033416 R_ARM_JUMP_SLOT 00000000 glViewport │ │ │ │ +0035ef48 00033516 R_ARM_JUMP_SLOT 00000000 FT_Get_Glyph │ │ │ │ +0035ef4c 00033616 R_ARM_JUMP_SLOT 00000000 ass_new_track │ │ │ │ +0035ef50 00033716 R_ARM_JUMP_SLOT 00000000 pa_stream_flush@PULSE_0 │ │ │ │ +0035ef54 00033816 R_ARM_JUMP_SLOT 00000000 snd_pcm_hw_params_any@ALSA_0.9 │ │ │ │ +0035ef58 00033916 R_ARM_JUMP_SLOT 00000000 mng_setcb_settimer │ │ │ │ +0035ef5c 00033a16 R_ARM_JUMP_SLOT 00000000 feof@GLIBC_2.4 │ │ │ │ +0035ef60 00033c16 R_ARM_JUMP_SLOT 00000000 pa_context_set_state_callback@PULSE_0 │ │ │ │ +0035ef64 00033d16 R_ARM_JUMP_SLOT 00000000 gtk_hbutton_box_new │ │ │ │ +0035ef68 00033e16 R_ARM_JUMP_SLOT 00000000 pthread_mutex_lock@GLIBC_2.4 │ │ │ │ +0035ef6c 00033f16 R_ARM_JUMP_SLOT 00000000 XScreenSaverSuspend │ │ │ │ +0035ef70 00034016 R_ARM_JUMP_SLOT 00000000 XScreenSaverQueryExtension │ │ │ │ +0035ef74 00034116 R_ARM_JUMP_SLOT 00000000 ogg_sync_reset │ │ │ │ +0035ef78 00034216 R_ARM_JUMP_SLOT 00000000 XAllocNamedColor │ │ │ │ +0035ef7c 00034316 R_ARM_JUMP_SLOT 00000000 __strncpy_chk@GLIBC_2.4 │ │ │ │ +0035ef80 00034416 R_ARM_JUMP_SLOT 00000000 fribidi_remove_bidi_marks │ │ │ │ +0035ef84 00034516 R_ARM_JUMP_SLOT 00000000 pipe@GLIBC_2.4 │ │ │ │ +0035ef88 00034616 R_ARM_JUMP_SLOT 00000000 SDL_SetVideoMode │ │ │ │ +0035ef8c 00034716 R_ARM_JUMP_SLOT 00000000 XLookupString │ │ │ │ +0035ef90 00034816 R_ARM_JUMP_SLOT 00000000 sws_getGaussianVec@LIBSWSCALE_8 │ │ │ │ +0035ef94 00034916 R_ARM_JUMP_SLOT 00000000 cdio_get_track_sec_count@CDIO_19 │ │ │ │ +0035ef98 00034a16 R_ARM_JUMP_SLOT 00000000 SDL_CreateYUVOverlay │ │ │ │ +0035ef9c 00034b16 R_ARM_JUMP_SLOT 00000000 snd_pcm_hw_params_get_period_size@ALSA_0.9.0rc4 │ │ │ │ +0035efa0 00034c16 R_ARM_JUMP_SLOT 00000000 XChangeWindowAttributes │ │ │ │ +0035efa4 00034e16 R_ARM_JUMP_SLOT 00000000 gtk_window_set_geometry_hints │ │ │ │ +0035efa8 00034f16 R_ARM_JUMP_SLOT 00000000 g_object_set_data_full │ │ │ │ +0035efac 00035016 R_ARM_JUMP_SLOT 00000000 g_slist_append │ │ │ │ +0035efb0 00035116 R_ARM_JUMP_SLOT 00000000 ogg_stream_init │ │ │ │ +0035efb4 00035216 R_ARM_JUMP_SLOT 00000000 gtk_clist_get_type │ │ │ │ +0035efb8 00035316 R_ARM_JUMP_SLOT 00000000 av_parser_close@LIBAVCODEC_61 │ │ │ │ +0035efbc 00035416 R_ARM_JUMP_SLOT 00000000 pa_channel_map_init_auto@PULSE_0 │ │ │ │ +0035efc0 00035516 R_ARM_JUMP_SLOT 00000000 strncpy@GLIBC_2.4 │ │ │ │ +0035efc4 00035616 R_ARM_JUMP_SLOT 00000000 glEnable │ │ │ │ +0035efc8 00035816 R_ARM_JUMP_SLOT 00000000 av_frame_alloc@LIBAVUTIL_59 │ │ │ │ +0035efcc 00035916 R_ARM_JUMP_SLOT 00000000 memmove@GLIBC_2.4 │ │ │ │ +0035efd0 00035a16 R_ARM_JUMP_SLOT 00000000 XShmQueryExtension │ │ │ │ +0035efd4 00035b16 R_ARM_JUMP_SLOT 00000000 jack_port_get_total_latency │ │ │ │ +0035efd8 00035c16 R_ARM_JUMP_SLOT 00000000 gtk_spin_button_get_value_as_int │ │ │ │ +0035efdc 00035d16 R_ARM_JUMP_SLOT 00000000 FT_Load_Char │ │ │ │ +0035efe0 00035e16 R_ARM_JUMP_SLOT 00000000 gtk_button_clicked │ │ │ │ +0035efe4 00035f16 R_ARM_JUMP_SLOT 00000000 ass_set_fonts │ │ │ │ +0035efe8 00036016 R_ARM_JUMP_SLOT 00000000 strsep@GLIBC_2.4 │ │ │ │ +0035efec 00036116 R_ARM_JUMP_SLOT 00000000 gtk_frame_set_shadow_type │ │ │ │ +0035eff0 00036216 R_ARM_JUMP_SLOT 00000000 mpg123_getformat │ │ │ │ +0035eff4 00036316 R_ARM_JUMP_SLOT 00000000 bd_get_titles │ │ │ │ +0035eff8 00036416 R_ARM_JUMP_SLOT 00000000 snd_pcm_hw_params_set_buffer_time_near@ALSA_0.9.0rc4 │ │ │ │ +0035effc 00036516 R_ARM_JUMP_SLOT 00000000 av_strndup@LIBAVUTIL_59 │ │ │ │ +0035f000 00036616 R_ARM_JUMP_SLOT 00000000 access@GLIBC_2.4 │ │ │ │ +0035f004 00036716 R_ARM_JUMP_SLOT 00000000 cdio_cddap_identify@CDIO_CDDA_2 │ │ │ │ +0035f008 00036816 R_ARM_JUMP_SLOT 00000000 gtk_widget_realize │ │ │ │ +0035f00c 00036916 R_ARM_JUMP_SLOT 00000000 pa_strerror@PULSE_0 │ │ │ │ +0035f010 00036a16 R_ARM_JUMP_SLOT 00000000 eglChooseConfig │ │ │ │ +0035f014 00036b16 R_ARM_JUMP_SLOT 00000000 XDefineCursor │ │ │ │ +0035f018 00036d16 R_ARM_JUMP_SLOT 00000000 snd_pcm_sw_params_set_stop_threshold@ALSA_0.9 │ │ │ │ +0035f01c 00036e16 R_ARM_JUMP_SLOT 00000000 snd_mixer_selem_get_playback_switch@ALSA_0.9 │ │ │ │ +0035f020 00036f16 R_ARM_JUMP_SLOT 00000000 ass_add_font │ │ │ │ +0035f024 00037016 R_ARM_JUMP_SLOT 00000000 av_strlcat@LIBAVUTIL_59 │ │ │ │ +0035f028 00037116 R_ARM_JUMP_SLOT 00000000 snd_pcm_delay@ALSA_0.9 │ │ │ │ +0035f02c 00037216 R_ARM_JUMP_SLOT 00000000 mng_putchunk_idat │ │ │ │ +0035f030 00037316 R_ARM_JUMP_SLOT 00000000 av_log@LIBAVUTIL_59 │ │ │ │ +0035f034 00037416 R_ARM_JUMP_SLOT 00000000 raise@GLIBC_2.4 │ │ │ │ +0035f038 00037516 R_ARM_JUMP_SLOT 00000000 vorbis_comment_init@libvorbisidec.so.1 │ │ │ │ +0035f03c 00037616 R_ARM_JUMP_SLOT 00000000 gdk_pixbuf_get_colorspace │ │ │ │ +0035f040 00037716 R_ARM_JUMP_SLOT 00000000 gtk_table_set_col_spacings │ │ │ │ +0035f044 00037816 R_ARM_JUMP_SLOT 00000000 pa_threaded_mainloop_lock@PULSE_0 │ │ │ │ +0035f048 00037916 R_ARM_JUMP_SLOT 00000000 caca_set_display_title │ │ │ │ +0035f04c 00037a16 R_ARM_JUMP_SLOT 00000000 XDGACloseFramebuffer │ │ │ │ +0035f050 00037b16 R_ARM_JUMP_SLOT 00000000 cdio_get_last_track_num@CDIO_19 │ │ │ │ +0035f054 00037c16 R_ARM_JUMP_SLOT 00000000 mpg123_exit │ │ │ │ +0035f058 00037d16 R_ARM_JUMP_SLOT 00000000 a52_syncinfo │ │ │ │ +0035f05c 00037e16 R_ARM_JUMP_SLOT 00000000 bd_seek │ │ │ │ +0035f060 00037f16 R_ARM_JUMP_SLOT 00000000 av_md5_sum@LIBAVUTIL_59 │ │ │ │ +0035f064 00038016 R_ARM_JUMP_SLOT 00000000 compress2 │ │ │ │ +0035f068 00038116 R_ARM_JUMP_SLOT 00000000 sio_onvol │ │ │ │ +0035f06c 00038216 R_ARM_JUMP_SLOT 00000000 eglSwapBuffers │ │ │ │ +0035f070 00038316 R_ARM_JUMP_SLOT 00000000 av_fifo_can_write@LIBAVUTIL_59 │ │ │ │ +0035f074 00038416 R_ARM_JUMP_SLOT 00000000 __cxa_finalize@GLIBC_2.4 │ │ │ │ +0035f078 00038516 R_ARM_JUMP_SLOT 00000000 caca_free_canvas │ │ │ │ +0035f07c 00038616 R_ARM_JUMP_SLOT 00000000 dvdnav_is_domain_vts │ │ │ │ +0035f080 00038716 R_ARM_JUMP_SLOT 00000000 avcodec_align_dimensions@LIBAVCODEC_61 │ │ │ │ +0035f084 00038816 R_ARM_JUMP_SLOT 00000000 avcodec_alloc_context3@LIBAVCODEC_61 │ │ │ │ +0035f088 00038916 R_ARM_JUMP_SLOT 00000000 __mktime64@GLIBC_2.34 │ │ │ │ +0035f08c 00038a16 R_ARM_JUMP_SLOT 00000000 XShapeCombineMask │ │ │ │ +0035f090 00038b16 R_ARM_JUMP_SLOT 00000000 creat64@GLIBC_2.4 │ │ │ │ +0035f094 00038c16 R_ARM_JUMP_SLOT 00000000 sws_setColorspaceDetails@LIBSWSCALE_8 │ │ │ │ +0035f098 00038d16 R_ARM_JUMP_SLOT 00000000 av_aes_init@LIBAVUTIL_59 │ │ │ │ +0035f09c 00038e16 R_ARM_JUMP_SLOT 00000000 th_decode_alloc@libtheoradec_1.0 │ │ │ │ +0035f0a0 00038f16 R_ARM_JUMP_SLOT 00000000 tcgetattr@GLIBC_2.4 │ │ │ │ +0035f0a4 00039016 R_ARM_JUMP_SLOT 00000000 eglGetConfigs │ │ │ │ +0035f0a8 00039116 R_ARM_JUMP_SLOT 00000000 malloc@GLIBC_2.4 │ │ │ │ +0035f0ac 00039216 R_ARM_JUMP_SLOT 00000000 av_opt_show2@LIBAVUTIL_59 │ │ │ │ +0035f0b0 00039316 R_ARM_JUMP_SLOT 00000000 gdk_display_get_default │ │ │ │ +0035f0b4 00039416 R_ARM_JUMP_SLOT 00000000 jack_get_sample_rate │ │ │ │ +0035f0b8 00039516 R_ARM_JUMP_SLOT 00000000 XMapWindow │ │ │ │ +0035f0bc 00039616 R_ARM_JUMP_SLOT 00000000 SDL_GL_LoadLibrary │ │ │ │ +0035f0c0 00039716 R_ARM_JUMP_SLOT 00000000 ass_read_memory │ │ │ │ +0035f0c4 00039816 R_ARM_JUMP_SLOT 00000000 glXSwapBuffers │ │ │ │ +0035f0c8 00039916 R_ARM_JUMP_SLOT 00000000 av_strncasecmp@LIBAVUTIL_59 │ │ │ │ +0035f0cc 00039a16 R_ARM_JUMP_SLOT 00000000 avformat_configuration@LIBAVFORMAT_61 │ │ │ │ +0035f0d0 00039b16 R_ARM_JUMP_SLOT 00000000 kill@GLIBC_2.4 │ │ │ │ +0035f0d4 00039d16 R_ARM_JUMP_SLOT 00000000 gtk_widget_get_style │ │ │ │ +0035f0d8 00039e16 R_ARM_JUMP_SLOT 00000000 mng_putchunk_mend │ │ │ │ +0035f0dc 0003a016 R_ARM_JUMP_SLOT 00000000 gtk_window_move │ │ │ │ +0035f0e0 0003a116 R_ARM_JUMP_SLOT 00000000 th_comment_init@libtheoradec_1.0 │ │ │ │ +0035f0e4 0003a216 R_ARM_JUMP_SLOT 00000000 strlen@GLIBC_2.4 │ │ │ │ +0035f0e8 0003a316 R_ARM_JUMP_SLOT 00000000 snd_pcm_open@ALSA_0.9 │ │ │ │ +0035f0ec 0003a416 R_ARM_JUMP_SLOT 00000000 ogg_sync_init │ │ │ │ +0035f0f0 0003a516 R_ARM_JUMP_SLOT 00000000 glTexParameteri │ │ │ │ +0035f0f4 0003a616 R_ARM_JUMP_SLOT 00000000 closedir@GLIBC_2.4 │ │ │ │ +0035f0f8 0003a716 R_ARM_JUMP_SLOT 00000000 gtk_ctree_select │ │ │ │ +0035f0fc 0003a816 R_ARM_JUMP_SLOT 00000000 FcFontMatch │ │ │ │ +0035f100 0003a916 R_ARM_JUMP_SLOT 00000000 XF86VidModeQueryVersion │ │ │ │ +0035f104 0003aa16 R_ARM_JUMP_SLOT 00000000 gtk_menu_item_set_submenu │ │ │ │ +0035f108 0003ab16 R_ARM_JUMP_SLOT 00000000 shmat@GLIBC_2.4 │ │ │ │ +0035f10c 0003ac16 R_ARM_JUMP_SLOT 00000000 __open64_2@GLIBC_2.7 │ │ │ │ +0035f110 0003ae16 R_ARM_JUMP_SLOT 00000000 av_d2q@LIBAVUTIL_59 │ │ │ │ +0035f114 0003af16 R_ARM_JUMP_SLOT 00000000 mpeg2_accel │ │ │ │ +0035f118 0003b016 R_ARM_JUMP_SLOT 00000000 bs2b_cross_feed_s32be │ │ │ │ +0035f11c 0003b116 R_ARM_JUMP_SLOT 00000000 mng_setcb_openstream │ │ │ │ +0035f120 0003b216 R_ARM_JUMP_SLOT 00000000 av_fifo_reset2@LIBAVUTIL_59 │ │ │ │ +0035f124 0003b316 R_ARM_JUMP_SLOT 00000000 g_object_ref │ │ │ │ +0035f128 0003b416 R_ARM_JUMP_SLOT 00000000 jack_get_ports │ │ │ │ +0035f12c 0003b516 R_ARM_JUMP_SLOT 00000000 th_info_init@libtheoradec_1.0 │ │ │ │ +0035f130 0003b616 R_ARM_JUMP_SLOT 00000000 glShadeModel │ │ │ │ +0035f134 0003b716 R_ARM_JUMP_SLOT 00000000 dvdnav_get_next_block │ │ │ │ +0035f138 0003b816 R_ARM_JUMP_SLOT 00000000 snd_pcm_state@ALSA_0.9 │ │ │ │ +0035f13c 0003b916 R_ARM_JUMP_SLOT 00000000 XIconifyWindow │ │ │ │ +0035f140 0003ba16 R_ARM_JUMP_SLOT 00000000 avcodec_close@LIBAVCODEC_61 │ │ │ │ +0035f144 0003bb16 R_ARM_JUMP_SLOT 00000000 mpg123_init │ │ │ │ +0035f148 0003bc16 R_ARM_JUMP_SLOT 00000000 gtk_text_view_set_cursor_visible │ │ │ │ +0035f14c 0003bd16 R_ARM_JUMP_SLOT 00000000 gtk_clist_thaw │ │ │ │ +0035f150 0003be16 R_ARM_JUMP_SLOT 00000000 glFinish │ │ │ │ +0035f154 0003bf16 R_ARM_JUMP_SLOT 00000000 glXChooseVisual │ │ │ │ +0035f158 0003c016 R_ARM_JUMP_SLOT 00000000 gtk_widget_get_window │ │ │ │ +0035f15c 0003c116 R_ARM_JUMP_SLOT 00000000 xvid_global │ │ │ │ +0035f160 0003c216 R_ARM_JUMP_SLOT 00000000 avcodec_find_decoder@LIBAVCODEC_61 │ │ │ │ +0035f164 0003c316 R_ARM_JUMP_SLOT 00000000 strtoll@GLIBC_2.4 │ │ │ │ +0035f168 0003c416 R_ARM_JUMP_SLOT 00000000 gtk_entry_set_text │ │ │ │ +0035f16c 0003c516 R_ARM_JUMP_SLOT 00000000 av_seek_frame@LIBAVFORMAT_61 │ │ │ │ +0035f170 0003c716 R_ARM_JUMP_SLOT 00000000 vorbis_synthesis_headerin@libvorbisidec.so.1 │ │ │ │ +0035f174 0003c816 R_ARM_JUMP_SLOT 00000000 jpeg_set_quality@LIBJPEG_6.2 │ │ │ │ +0035f178 0003c916 R_ARM_JUMP_SLOT 00000000 gtk_vbox_new │ │ │ │ +0035f17c 0003ca16 R_ARM_JUMP_SLOT 00000000 bs2b_open │ │ │ │ +0035f180 0003cb16 R_ARM_JUMP_SLOT 00000000 caca_set_dither_color │ │ │ │ +0035f184 0003cc16 R_ARM_JUMP_SLOT 00000000 gtk_frame_new │ │ │ │ +0035f188 0003cd16 R_ARM_JUMP_SLOT 00000000 dvdnav_get_number_of_titles │ │ │ │ +0035f18c 0003ce16 R_ARM_JUMP_SLOT 00000000 mpeg2_custom_fbuf │ │ │ │ +0035f190 0003cf16 R_ARM_JUMP_SLOT 00000000 gtk_vseparator_new │ │ │ │ +0035f194 0003d116 R_ARM_JUMP_SLOT 00000000 av_parser_parse2@LIBAVCODEC_61 │ │ │ │ +0035f198 0003d216 R_ARM_JUMP_SLOT 00000000 bd_free_title_info │ │ │ │ +0035f19c 0003d316 R_ARM_JUMP_SLOT 00000000 jpeg_set_defaults@LIBJPEG_6.2 │ │ │ │ +0035f1a0 0003d416 R_ARM_JUMP_SLOT 00000000 FT_New_Memory_Face │ │ │ │ +0035f1a4 0003d516 R_ARM_JUMP_SLOT 00000000 avformat_close_input@LIBAVFORMAT_61 │ │ │ │ +0035f1a8 0003d616 R_ARM_JUMP_SLOT 00000000 AuDispatchEvent │ │ │ │ +0035f1ac 0003d716 R_ARM_JUMP_SLOT 00000000 snd_output_stdio_attach@ALSA_0.9 │ │ │ │ +0035f1b0 0003d816 R_ARM_JUMP_SLOT 00000000 rand@GLIBC_2.4 │ │ │ │ +0035f1b4 0003d916 R_ARM_JUMP_SLOT 00000000 SDL_Flip │ │ │ │ +0035f1b8 0003da16 R_ARM_JUMP_SLOT 00000000 gtk_widget_show_all │ │ │ │ +0035f1bc 0003db16 R_ARM_JUMP_SLOT 00000000 memcmp@GLIBC_2.4 │ │ │ │ +0035f1c0 0003dc16 R_ARM_JUMP_SLOT 00000000 memset@GLIBC_2.4 │ │ │ │ +0035f1c4 0003dd16 R_ARM_JUMP_SLOT 00000000 __strcat_chk@GLIBC_2.4 │ │ │ │ +0035f1c8 0003de16 R_ARM_JUMP_SLOT 00000000 jack_port_name │ │ │ │ +0035f1cc 0003df16 R_ARM_JUMP_SLOT 00000000 bd_chapter_pos │ │ │ │ +0035f1d0 0003e016 R_ARM_JUMP_SLOT 00000000 cdio_cddap_open@CDIO_CDDA_2 │ │ │ │ +0035f1d4 0003e116 R_ARM_JUMP_SLOT 00000000 png_get_IHDR@PNG16_0 │ │ │ │ +0035f1d8 0003e216 R_ARM_JUMP_SLOT 00000000 XvFreeEncodingInfo │ │ │ │ +0035f1dc 0003e516 R_ARM_JUMP_SLOT 00000000 a52_samples │ │ │ │ +0035f1e0 0003e616 R_ARM_JUMP_SLOT 00000000 caca_refresh_display │ │ │ │ +0035f1e4 0003e816 R_ARM_JUMP_SLOT 00000000 jpeg_CreateDecompress@LIBJPEG_6.2 │ │ │ │ +0035f1e8 0003e916 R_ARM_JUMP_SLOT 00000000 XSetWMProtocols │ │ │ │ +0035f1ec 0003ea16 R_ARM_JUMP_SLOT 00000000 fread@GLIBC_2.4 │ │ │ │ +0035f1f0 0003eb16 R_ARM_JUMP_SLOT 00000000 glXCreateContext │ │ │ │ +0035f1f4 0003ec16 R_ARM_JUMP_SLOT 00000000 dvdnav_angle_change │ │ │ │ +0035f1f8 0003ee16 R_ARM_JUMP_SLOT 00000000 bd_select_title │ │ │ │ +0035f1fc 0003ef16 R_ARM_JUMP_SLOT 00000000 __fprintf_chk@GLIBC_2.4 │ │ │ │ +0035f200 0003f016 R_ARM_JUMP_SLOT 00000000 mpeg2_set_buf │ │ │ │ +0035f204 0003f116 R_ARM_JUMP_SLOT 00000000 strcat@GLIBC_2.4 │ │ │ │ +0035f208 0003f216 R_ARM_JUMP_SLOT 00000000 SDL_GetError │ │ │ │ +0035f20c 0003f316 R_ARM_JUMP_SLOT 00000000 abort@GLIBC_2.4 │ │ │ │ +0035f210 0003f416 R_ARM_JUMP_SLOT 00000000 bs2b_cross_feed_s16be │ │ │ │ +0035f214 0003f516 R_ARM_JUMP_SLOT 00000000 jack_connect │ │ │ │ +0035f218 0003f616 R_ARM_JUMP_SLOT 00000000 XShapeQueryVersion │ │ │ │ +0035f21c 0003f716 R_ARM_JUMP_SLOT 00000000 gdk_pixbuf_get_bits_per_sample │ │ │ │ +0035f220 0003f816 R_ARM_JUMP_SLOT 00000000 XvQueryEncodings │ │ │ │ +0035f224 0003f916 R_ARM_JUMP_SLOT 00000000 snd_pcm_drain@ALSA_0.9 │ │ │ │ +0035f228 0003fb16 R_ARM_JUMP_SLOT 00000000 fribidi_set_mirroring │ │ │ │ +0035f22c 0003fc16 R_ARM_JUMP_SLOT 00000000 av_read_frame@LIBAVFORMAT_61 │ │ │ │ +0035f230 0003fe16 R_ARM_JUMP_SLOT 00000000 dca_blocks_num │ │ │ │ +0035f234 0003ff16 R_ARM_JUMP_SLOT 00000000 gtk_scale_set_value_pos │ │ │ │ +0035f238 00040016 R_ARM_JUMP_SLOT 00000000 XGetAtomName │ │ │ │ +0035f23c 00040116 R_ARM_JUMP_SLOT 00000000 sio_pollfd │ │ │ │ +0035f240 00040216 R_ARM_JUMP_SLOT 00000000 bs2b_set_level_feed │ │ │ │ +0035f244 00040416 R_ARM_JUMP_SLOT 00000000 gtk_clist_set_shadow_type │ │ │ │ +0035f248 00040516 R_ARM_JUMP_SLOT 00000000 EGifPutLine │ │ │ │ +0035f24c 00040616 R_ARM_JUMP_SLOT 00000000 dvdnav_set_readahead_flag │ │ │ │ +0035f250 00040716 R_ARM_JUMP_SLOT 00000000 bs2b_cross_feed_fle │ │ │ │ +0035f254 00040816 R_ARM_JUMP_SLOT 00000000 XPutImage │ │ │ │ +0035f258 00040916 R_ARM_JUMP_SLOT 00000000 vorbis_synthesis@libvorbisidec.so.1 │ │ │ │ +0035f25c 00040a16 R_ARM_JUMP_SLOT 00000000 pa_stream_set_name@PULSE_0 │ │ │ │ +0035f260 00040c16 R_ARM_JUMP_SLOT 00000000 snd_pcm_status_get_avail@ALSA_0.9 │ │ │ │ +0035f264 00040d16 R_ARM_JUMP_SLOT 00000000 XGetImage │ │ │ │ +0035f268 00040e16 R_ARM_JUMP_SLOT 00000000 bd_tell │ │ │ │ +0035f26c 00040f16 R_ARM_JUMP_SLOT 00000000 fgets@GLIBC_2.4 │ │ │ │ +0035f270 00041016 R_ARM_JUMP_SLOT 00000000 aa_puts@AA_1.4 │ │ │ │ +0035f274 00041216 R_ARM_JUMP_SLOT 00000000 mng_setcb_readdata │ │ │ │ +0035f278 00041316 R_ARM_JUMP_SLOT 00000000 pa_stream_new@PULSE_0 │ │ │ │ +0035f27c 00041416 R_ARM_JUMP_SLOT 00000000 swr_alloc@LIBSWRESAMPLE_5 │ │ │ │ +0035f280 00041516 R_ARM_JUMP_SLOT 00000000 av_log_set_callback@LIBAVUTIL_59 │ │ │ │ +0035f284 00041616 R_ARM_JUMP_SLOT 00000000 av_opt_set_sample_fmt@LIBAVUTIL_59 │ │ │ │ +0035f288 00041716 R_ARM_JUMP_SLOT 00000000 sincos@GLIBC_2.4 │ │ │ │ +0035f28c 00041816 R_ARM_JUMP_SLOT 00000000 gtk_ctree_sort_node │ │ │ │ +0035f290 00041916 R_ARM_JUMP_SLOT 00000000 memchr@GLIBC_2.4 │ │ │ │ +0035f294 00041a16 R_ARM_JUMP_SLOT 00000000 gtk_scale_set_digits │ │ │ │ +0035f298 00041b16 R_ARM_JUMP_SLOT 00000000 cdio_cddap_disc_lastsector@CDIO_CDDA_2 │ │ │ │ +0035f29c 00041c16 R_ARM_JUMP_SLOT 00000000 GifFreeMapObject │ │ │ │ +0035f2a0 00041d16 R_ARM_JUMP_SLOT 00000000 bs2b_cross_feed_f │ │ │ │ +0035f2a4 00041e16 R_ARM_JUMP_SLOT 00000000 gtk_text_view_new │ │ │ │ +0035f2a8 00041f16 R_ARM_JUMP_SLOT 00000000 gtk_widget_set_size_request │ │ │ │ +0035f2ac 00042016 R_ARM_JUMP_SLOT 00000000 sws_freeVec@LIBSWSCALE_8 │ │ │ │ +0035f2b0 00042116 R_ARM_JUMP_SLOT 00000000 bd_get_current_chapter │ │ │ │ +0035f2b4 00042216 R_ARM_JUMP_SLOT 00000000 gtk_toggle_button_set_active │ │ │ │ +0035f2b8 00042316 R_ARM_JUMP_SLOT 00000000 AuStartFlow │ │ │ │ +0035f2bc 00042416 R_ARM_JUMP_SLOT 00000000 avcodec_find_encoder@LIBAVCODEC_61 │ │ │ │ +0035f2c0 00042516 R_ARM_JUMP_SLOT 00000000 av_mallocz@LIBAVUTIL_59 │ │ │ │ +0035f2c4 00042616 R_ARM_JUMP_SLOT 00000000 g_utf8_validate │ │ │ │ +0035f2c8 00042716 R_ARM_JUMP_SLOT 00000000 av_dict_get@LIBAVUTIL_59 │ │ │ │ +0035f2cc 00042816 R_ARM_JUMP_SLOT 00000000 th_decode_packetin@libtheoradec_1.0 │ │ │ │ +0035f2d0 00042916 R_ARM_JUMP_SLOT 00000000 AuCreateFlow │ │ │ │ +0035f2d4 00042a16 R_ARM_JUMP_SLOT 00000000 av_find_input_format@LIBAVFORMAT_61 │ │ │ │ +0035f2d8 00042b16 R_ARM_JUMP_SLOT 00000000 gtk_entry_get_text │ │ │ │ +0035f2dc 00042c16 R_ARM_JUMP_SLOT 00000000 textdomain@GLIBC_2.4 │ │ │ │ +0035f2e0 00042d16 R_ARM_JUMP_SLOT 00000000 snd_mixer_selem_get_playback_volume@ALSA_0.9 │ │ │ │ +0035f2e4 00042e16 R_ARM_JUMP_SLOT 00000000 g_slist_insert │ │ │ │ +0035f2e8 00042f16 R_ARM_JUMP_SLOT 00000000 shmget@GLIBC_2.4 │ │ │ │ +0035f2ec 00043016 R_ARM_JUMP_SLOT 00000000 XCreateImage │ │ │ │ +0035f2f0 00043116 R_ARM_JUMP_SLOT 00000000 snd_pcm_hw_params_set_channels_near@ALSA_0.9.0rc4 │ │ │ │ +0035f2f4 00043216 R_ARM_JUMP_SLOT 00000000 XMoveWindow │ │ │ │ +0035f2f8 00043316 R_ARM_JUMP_SLOT 00000000 FcDefaultSubstitute │ │ │ │ +0035f2fc 00043416 R_ARM_JUMP_SLOT 00000000 getuid@GLIBC_2.4 │ │ │ │ +0035f300 00043516 R_ARM_JUMP_SLOT 00000000 pa_context_set_sink_input_volume@PULSE_0 │ │ │ │ +0035f304 00043616 R_ARM_JUMP_SLOT 00000000 eglCreateContext │ │ │ │ +0035f308 00043716 R_ARM_JUMP_SLOT 00000000 gtk_clist_set_column_width │ │ │ │ +0035f30c 00043816 R_ARM_JUMP_SLOT 00000000 av_md5_alloc@LIBAVUTIL_59 │ │ │ │ +0035f310 00043916 R_ARM_JUMP_SLOT 00000000 gtk_ctree_get_node_info │ │ │ │ +0035f314 00043a16 R_ARM_JUMP_SLOT 00000000 XvFreeAdaptorInfo │ │ │ │ +0035f318 00043b16 R_ARM_JUMP_SLOT 00000000 avcodec_fill_audio_frame@LIBAVCODEC_61 │ │ │ │ +0035f31c 00043c16 R_ARM_JUMP_SLOT 00000000 pp_free_mode@LIBPOSTPROC_58 │ │ │ │ +0035f320 00043d16 R_ARM_JUMP_SLOT 00000000 sio_getpar │ │ │ │ +0035f324 00043e16 R_ARM_JUMP_SLOT 00000000 avcodec_receive_packet@LIBAVCODEC_61 │ │ │ │ +0035f328 00043f16 R_ARM_JUMP_SLOT 00000000 gtk_label_set_text │ │ │ │ +0035f32c 00044016 R_ARM_JUMP_SLOT 00000000 getc@GLIBC_2.4 │ │ │ │ +0035f330 00044216 R_ARM_JUMP_SLOT 00000000 ass_set_fonts_dir │ │ │ │ +0035f334 00044316 R_ARM_JUMP_SLOT 00000000 gtk_clist_sort │ │ │ │ +0035f338 00044416 R_ARM_JUMP_SLOT 00000000 strtod@GLIBC_2.4 │ │ │ │ +0035f33c 00044516 R_ARM_JUMP_SLOT 00000000 snd_mixer_close@ALSA_0.9 │ │ │ │ +0035f340 00044616 R_ARM_JUMP_SLOT 00000000 pa_threaded_mainloop_free@PULSE_0 │ │ │ │ +0035f344 00044816 R_ARM_JUMP_SLOT 00000000 av_alloc_vdpaucontext@LIBAVCODEC_61 │ │ │ │ +0035f348 00044916 R_ARM_JUMP_SLOT 00000000 SDL_UpdateRects │ │ │ │ +0035f34c 00044a16 R_ARM_JUMP_SLOT 00000000 cdio_cddap_tracks@CDIO_CDDA_2 │ │ │ │ +0035f350 00044b16 R_ARM_JUMP_SLOT 00000000 sws_alloc_context@LIBSWSCALE_8 │ │ │ │ +0035f354 00044c16 R_ARM_JUMP_SLOT 00000000 socket@GLIBC_2.4 │ │ │ │ +0035f358 00044d16 R_ARM_JUMP_SLOT 00000000 av_asprintf@LIBAVUTIL_59 │ │ │ │ +0035f35c 00044e16 R_ARM_JUMP_SLOT 00000000 dv_parse_header │ │ │ │ +0035f360 00044f16 R_ARM_JUMP_SLOT 00000000 vorbis_synthesis_read@libvorbisidec.so.1 │ │ │ │ +0035f364 00045016 R_ARM_JUMP_SLOT 00000000 snd_config_update_free_global@ALSA_0.9 │ │ │ │ +0035f368 00045116 R_ARM_JUMP_SLOT 00000000 SDL_OpenAudio │ │ │ │ +0035f36c 00045216 R_ARM_JUMP_SLOT 00000000 av_opt_set_double@LIBAVUTIL_59 │ │ │ │ +0035f370 00045316 R_ARM_JUMP_SLOT 00000000 bs2b_cross_feed_u24le │ │ │ │ +0035f374 00045416 R_ARM_JUMP_SLOT 00000000 dlsym@GLIBC_2.34 │ │ │ │ +0035f378 00045516 R_ARM_JUMP_SLOT 00000000 gtk_window_set_wmclass │ │ │ │ +0035f37c 00045616 R_ARM_JUMP_SLOT 00000000 eglGetDisplay │ │ │ │ +0035f380 00045716 R_ARM_JUMP_SLOT 00000000 g_signal_handlers_block_matched │ │ │ │ +0035f384 00045816 R_ARM_JUMP_SLOT 00000000 AuWriteElement │ │ │ │ +0035f388 00045916 R_ARM_JUMP_SLOT 00000000 ogg_page_continued │ │ │ │ +0035f38c 00045a16 R_ARM_JUMP_SLOT 00000000 gtk_widget_destroyed │ │ │ │ +0035f390 00045b16 R_ARM_JUMP_SLOT 00000000 jack_port_get_buffer │ │ │ │ +0035f394 00045c16 R_ARM_JUMP_SLOT 00000000 dcgettext@GLIBC_2.4 │ │ │ │ +0035f398 00045d16 R_ARM_JUMP_SLOT 00000000 aa_getrenderparams@AA_1.4 │ │ │ │ +0035f39c 00045e16 R_ARM_JUMP_SLOT 00000000 mng_putchunk_save │ │ │ │ +0035f3a0 00045f16 R_ARM_JUMP_SLOT 00000000 sigaction@GLIBC_2.4 │ │ │ │ +0035f3a4 00046016 R_ARM_JUMP_SLOT 00000000 __vsnprintf_chk@GLIBC_2.4 │ │ │ │ +0035f3a8 00046116 R_ARM_JUMP_SLOT 00000000 eglMakeCurrent │ │ │ │ +0035f3ac 00046216 R_ARM_JUMP_SLOT 00000000 gtk_entry_new │ │ │ │ +0035f3b0 00046316 R_ARM_JUMP_SLOT 00000000 alListenerf │ │ │ │ +0035f3b4 00046416 R_ARM_JUMP_SLOT 00000000 dvdnav_sector_search │ │ │ │ +0035f3b8 00046516 R_ARM_JUMP_SLOT 00000000 dvdnav_get_number_of_parts │ │ │ │ +0035f3bc 00046616 R_ARM_JUMP_SLOT 00000000 jpeg_stdio_dest@LIBJPEG_6.2 │ │ │ │ +0035f3c0 00046716 R_ARM_JUMP_SLOT 00000000 SDL_FillRect │ │ │ │ +0035f3c4 00046816 R_ARM_JUMP_SLOT 00000000 dv_decode_full_audio │ │ │ │ +0035f3c8 00046916 R_ARM_JUMP_SLOT 00000000 XTranslateCoordinates │ │ │ │ +0035f3cc 00046a16 R_ARM_JUMP_SLOT 00000000 vorbis_synthesis_pcmout@libvorbisidec.so.1 │ │ │ │ +0035f3d0 00046b16 R_ARM_JUMP_SLOT 00000000 alSourceStopv │ │ │ │ +0035f3d4 00046c16 R_ARM_JUMP_SLOT 00000000 strncmp@GLIBC_2.4 │ │ │ │ +0035f3d8 00046d16 R_ARM_JUMP_SLOT 00000000 png_read_image@PNG16_0 │ │ │ │ +0035f3dc 00046e16 R_ARM_JUMP_SLOT 00000000 EGifPutExtension │ │ │ │ +0035f3e0 00046f16 R_ARM_JUMP_SLOT 00000000 snd_pcm_sw_params_get_boundary@ALSA_0.9 │ │ │ │ +0035f3e4 00047016 R_ARM_JUMP_SLOT 00000000 avcodec_find_decoder_by_name@LIBAVCODEC_61 │ │ │ │ +0035f3e8 00047116 R_ARM_JUMP_SLOT 00000000 SDL_EnableUNICODE │ │ │ │ +0035f3ec 00047216 R_ARM_JUMP_SLOT 00000000 caca_get_dither_charset_list │ │ │ │ +0035f3f0 00047316 R_ARM_JUMP_SLOT 00000000 caca_create_canvas │ │ │ │ +0035f3f4 00047416 R_ARM_JUMP_SLOT 00000000 gtk_clist_select_row │ │ │ │ +0035f3f8 00047516 R_ARM_JUMP_SLOT 00000000 cdio_open@CDIO_19 │ │ │ │ +0035f3fc 00047616 R_ARM_JUMP_SLOT 00000000 gtk_radio_button_new_with_label │ │ │ │ +0035f400 00047716 R_ARM_JUMP_SLOT 00000000 gtk_toggle_button_get_active │ │ │ │ +0035f404 00047816 R_ARM_JUMP_SLOT 00000000 strcspn@GLIBC_2.4 │ │ │ │ +0035f408 00047916 R_ARM_JUMP_SLOT 00000000 gdk_pixmap_colormap_create_from_xpm_d │ │ │ │ +0035f40c 00047a16 R_ARM_JUMP_SLOT 00000000 av_md5_final@LIBAVUTIL_59 │ │ │ │ +0035f410 00047b16 R_ARM_JUMP_SLOT 00000000 ass_process_codec_private │ │ │ │ +0035f414 00047c16 R_ARM_JUMP_SLOT 00000000 eglDestroyContext │ │ │ │ +0035f418 00047d16 R_ARM_JUMP_SLOT 00000000 cdio_paranoia_read@CDIO_PARANOIA_2 │ │ │ │ +0035f41c 00047e16 R_ARM_JUMP_SLOT 00000000 __strncat_chk@GLIBC_2.4 │ │ │ │ +0035f420 00047f16 R_ARM_JUMP_SLOT 00000000 XGetErrorText │ │ │ │ +0035f424 00048016 R_ARM_JUMP_SLOT 00000000 dvdnav_audio_stream_format │ │ │ │ +0035f428 00048116 R_ARM_JUMP_SLOT 00000000 gtk_widget_get_sensitive │ │ │ │ +0035f42c 00048216 R_ARM_JUMP_SLOT 00000000 __longjmp_chk@GLIBC_2.11 │ │ │ │ +0035f430 00048316 R_ARM_JUMP_SLOT 00000000 cdio_paranoia_overlapset@CDIO_PARANOIA_2 │ │ │ │ +0035f434 00048416 R_ARM_JUMP_SLOT 00000000 pa_threaded_mainloop_wait@PULSE_0 │ │ │ │ +0035f438 00048516 R_ARM_JUMP_SLOT 00000000 mpg123_param2 │ │ │ │ +0035f43c 00048616 R_ARM_JUMP_SLOT 00000000 snd_pcm_hw_params_set_period_time_near@ALSA_0.9.0rc4 │ │ │ │ +0035f440 00048716 R_ARM_JUMP_SLOT 00000000 jack_port_register │ │ │ │ +0035f444 00048816 R_ARM_JUMP_SLOT 00000000 av_sha_final@LIBAVUTIL_59 │ │ │ │ +0035f448 00048916 R_ARM_JUMP_SLOT 00000000 pow@GLIBC_2.29 │ │ │ │ +0035f44c 00048a16 R_ARM_JUMP_SLOT 00000000 alcDestroyContext │ │ │ │ +0035f450 00048b16 R_ARM_JUMP_SLOT 00000000 gtk_combo_box_set_active │ │ │ │ +0035f454 00048c16 R_ARM_JUMP_SLOT 00000000 sio_onmove │ │ │ │ +0035f458 00048d16 R_ARM_JUMP_SLOT 00000000 av_demuxer_iterate@LIBAVFORMAT_61 │ │ │ │ +0035f45c 00048e16 R_ARM_JUMP_SLOT 00000000 av_sample_fmt_is_planar@LIBAVUTIL_59 │ │ │ │ +0035f460 00048f16 R_ARM_JUMP_SLOT 00000000 FT_Load_Glyph │ │ │ │ +0035f464 00049016 R_ARM_JUMP_SLOT 00000000 snd_pcm_hw_params_test_format@ALSA_0.9 │ │ │ │ +0035f468 00049116 R_ARM_JUMP_SLOT 00000000 strchr@GLIBC_2.4 │ │ │ │ +0035f46c 00049216 R_ARM_JUMP_SLOT 00000000 ass_set_line_spacing │ │ │ │ +0035f470 00049316 R_ARM_JUMP_SLOT 00000000 FcPatternGetBool │ │ │ │ +0035f474 00049416 R_ARM_JUMP_SLOT 00000000 FT_New_Face │ │ │ │ +0035f478 00049516 R_ARM_JUMP_SLOT 00000000 glGetString │ │ │ │ +0035f47c 00049616 R_ARM_JUMP_SLOT 00000000 __sysv_signal@GLIBC_2.4 │ │ │ │ +0035f480 00049716 R_ARM_JUMP_SLOT 00000000 sio_close │ │ │ │ +0035f484 00049816 R_ARM_JUMP_SLOT 00000000 pa_get_library_version@PULSE_0 │ │ │ │ +0035f488 00049916 R_ARM_JUMP_SLOT 00000000 pa_threaded_mainloop_new@PULSE_0 │ │ │ │ +0035f48c 00049a16 R_ARM_JUMP_SLOT 00000000 pa_threaded_mainloop_stop@PULSE_0 │ │ │ │ +0035f490 00049b16 R_ARM_JUMP_SLOT 00000000 avcodec_decode_subtitle2@LIBAVCODEC_61 │ │ │ │ +0035f494 00049c16 R_ARM_JUMP_SLOT 00000000 XScreenSaverQueryVersion │ │ │ │ +0035f498 00049d16 R_ARM_JUMP_SLOT 00000000 bd_seek_time │ │ │ │ +0035f49c 00049e16 R_ARM_JUMP_SLOT 00000000 fdopen@GLIBC_2.4 │ │ │ │ +0035f4a0 00049f16 R_ARM_JUMP_SLOT 00000000 __memset_chk@GLIBC_2.4 │ │ │ │ +0035f4a4 0004a016 R_ARM_JUMP_SLOT 00000000 gtk_menu_item_set_right_justified │ │ │ │ +0035f4a8 0004a116 R_ARM_JUMP_SLOT 00000000 glDepthMask │ │ │ │ +0035f4ac 0004a216 R_ARM_JUMP_SLOT 00000000 th_decode_ycbcr_out@libtheoradec_1.0 │ │ │ │ +0035f4b0 0004a316 R_ARM_JUMP_SLOT 00000000 jpeg_start_decompress@LIBJPEG_6.2 │ │ │ │ +0035f4b4 0004a416 R_ARM_JUMP_SLOT 00000000 dvdnav_get_current_nav_pci │ │ │ │ +0035f4b8 0004a516 R_ARM_JUMP_SLOT 00000000 av_expr_eval@LIBAVUTIL_59 │ │ │ │ +0035f4bc 0004a616 R_ARM_JUMP_SLOT 00000000 speex_bits_init │ │ │ │ +0035f4c0 0004a716 R_ARM_JUMP_SLOT 00000000 avcodec_receive_frame@LIBAVCODEC_61 │ │ │ │ +0035f4c4 0004a816 R_ARM_JUMP_SLOT 00000000 gtk_clist_get_selection_info │ │ │ │ +0035f4c8 0004a916 R_ARM_JUMP_SLOT 00000000 free@GLIBC_2.4 │ │ │ │ +0035f4cc 0004aa16 R_ARM_JUMP_SLOT 00000000 SDL_WM_SetCaption │ │ │ │ +0035f4d0 0004ab16 R_ARM_JUMP_SLOT 00000000 XCreateColormap │ │ │ │ +0035f4d4 0004ac16 R_ARM_JUMP_SLOT 00000000 gtk_clist_new │ │ │ │ +0035f4d8 0004ad16 R_ARM_JUMP_SLOT 00000000 dvdnav_still_skip │ │ │ │ +0035f4dc 0004ae16 R_ARM_JUMP_SLOT 00000000 snd_pcm_status@ALSA_0.9 │ │ │ │ +0035f4e0 0004af16 R_ARM_JUMP_SLOT 00000000 lirc_nextcode │ │ │ │ +0035f4e4 0004b016 R_ARM_JUMP_SLOT 00000000 dvdnav_open │ │ │ │ +0035f4e8 0004b116 R_ARM_JUMP_SLOT 00000000 vorbis_dsp_clear@libvorbisidec.so.1 │ │ │ │ +0035f4ec 0004b216 R_ARM_JUMP_SLOT 00000000 ogg_stream_packetout │ │ │ │ +0035f4f0 0004b316 R_ARM_JUMP_SLOT 00000000 connect@GLIBC_2.4 │ │ │ │ +0035f4f4 0004b416 R_ARM_JUMP_SLOT 00000000 snd_mixer_first_elem@ALSA_0.9 │ │ │ │ +0035f4f8 0004b516 R_ARM_JUMP_SLOT 00000000 bs2b_cross_feed_fbe │ │ │ │ +0035f4fc 0004b616 R_ARM_JUMP_SLOT 00000000 XSetWMIconName │ │ │ │ +0035f500 0004b716 R_ARM_JUMP_SLOT 00000000 gtk_clist_set_selection_mode │ │ │ │ +0035f504 0004b816 R_ARM_JUMP_SLOT 00000000 eglSwapInterval │ │ │ │ +0035f508 0004b916 R_ARM_JUMP_SLOT 00000000 FcNameParse │ │ │ │ +0035f50c 0004ba16 R_ARM_JUMP_SLOT 00000000 avcodec_version@LIBAVCODEC_61 │ │ │ │ +0035f510 0004bb16 R_ARM_JUMP_SLOT 00000000 EGifPutImageDesc │ │ │ │ +0035f514 0004bc16 R_ARM_JUMP_SLOT 00000000 snd_mixer_selem_id_set_name@ALSA_0.9 │ │ │ │ +0035f518 0004bd16 R_ARM_JUMP_SLOT 00000000 ogg_sync_pageout │ │ │ │ +0035f51c 0004be16 R_ARM_JUMP_SLOT 00000000 sio_open │ │ │ │ +0035f520 0004bf16 R_ARM_JUMP_SLOT 00000000 gtk_label_set_line_wrap │ │ │ │ +0035f524 0004c016 R_ARM_JUMP_SLOT 00000000 inflate │ │ │ │ +0035f528 0004c116 R_ARM_JUMP_SLOT 00000000 NeAACDecOpen │ │ │ │ +0035f52c 0004c216 R_ARM_JUMP_SLOT 00000000 FT_Render_Glyph │ │ │ │ +0035f530 0004c316 R_ARM_JUMP_SLOT 00000000 XDestroyWindow │ │ │ │ +0035f534 0004c416 R_ARM_JUMP_SLOT 00000000 ass_alloc_event │ │ │ │ +0035f538 0004c516 R_ARM_JUMP_SLOT 00000000 XMoveResizeWindow │ │ │ │ +0035f53c 0004c616 R_ARM_JUMP_SLOT 00000000 XGetWindowAttributes │ │ │ │ +0035f540 0004c716 R_ARM_JUMP_SLOT 00000000 gtk_menu_new │ │ │ │ +0035f544 0004c816 R_ARM_JUMP_SLOT 00000000 XShmCreateImage │ │ │ │ +0035f548 0004c916 R_ARM_JUMP_SLOT 00000000 ass_set_message_cb │ │ │ │ +0035f54c 0004ca16 R_ARM_JUMP_SLOT 00000000 ass_set_aspect_ratio │ │ │ │ +0035f550 0004cb16 R_ARM_JUMP_SLOT 00000000 XvQueryAdaptors │ │ │ │ +0035f554 0004cc16 R_ARM_JUMP_SLOT 00000000 get_current_dir_name@GLIBC_2.4 │ │ │ │ +0035f558 0004cd16 R_ARM_JUMP_SLOT 00000000 ifoClose │ │ │ │ +0035f55c 0004ce16 R_ARM_JUMP_SLOT 00000000 gtk_clist_set_row_height │ │ │ │ +0035f560 0004cf16 R_ARM_JUMP_SLOT 00000000 cdio_cddap_track_lastsector@CDIO_CDDA_2 │ │ │ │ +0035f564 0004d016 R_ARM_JUMP_SLOT 00000000 aa_getevent@AA_1.4 │ │ │ │ +0035f568 0004d116 R_ARM_JUMP_SLOT 00000000 dca_samples │ │ │ │ +0035f56c 0004d216 R_ARM_JUMP_SLOT 00000000 gtk_menu_shell_append │ │ │ │ +0035f570 0004d316 R_ARM_JUMP_SLOT 00000000 gtk_label_new │ │ │ │ +0035f574 0004d416 R_ARM_JUMP_SLOT 00000000 gtk_icon_theme_get_default │ │ │ │ +0035f578 0004d516 R_ARM_JUMP_SLOT 00000000 gtk_widget_get_screen │ │ │ │ +0035f57c 0004d616 R_ARM_JUMP_SLOT 00000000 g_slist_free │ │ │ │ +0035f580 0004d716 R_ARM_JUMP_SLOT 00000000 XPutBackEvent │ │ │ │ +0035f584 0004d816 R_ARM_JUMP_SLOT 00000000 alcOpenDevice │ │ │ │ +0035f588 0004d916 R_ARM_JUMP_SLOT 00000000 snd_mixer_find_selem@ALSA_0.9 │ │ │ │ +0035f58c 0004da16 R_ARM_JUMP_SLOT 00000000 av_codec_get_id@LIBAVFORMAT_61 │ │ │ │ +0035f590 0004db16 R_ARM_JUMP_SLOT 00000000 alGetSourcei │ │ │ │ +0035f594 0004dc16 R_ARM_JUMP_SLOT 00000000 cos@GLIBC_2.4 │ │ │ │ +0035f598 0004dd16 R_ARM_JUMP_SLOT 00000000 speex_bits_destroy │ │ │ │ +0035f59c 0004de16 R_ARM_JUMP_SLOT 00000000 XUngrabPointer │ │ │ │ +0035f5a0 0004df16 R_ARM_JUMP_SLOT 00000000 getcwd@GLIBC_2.4 │ │ │ │ +0035f5a4 0004e116 R_ARM_JUMP_SLOT 00000000 __getsockopt64@GLIBC_2.34 │ │ │ │ +0035f5a8 0004e216 R_ARM_JUMP_SLOT 00000000 avformat_find_stream_info@LIBAVFORMAT_61 │ │ │ │ +0035f5ac 0004e316 R_ARM_JUMP_SLOT 00000000 mng_putchunk_fram │ │ │ │ +0035f5b0 0004e416 R_ARM_JUMP_SLOT 00000000 dvdnav_get_title_string │ │ │ │ +0035f5b4 0004e516 R_ARM_JUMP_SLOT 00000000 XChangeProperty │ │ │ │ +0035f5b8 0004e616 R_ARM_JUMP_SLOT 00000000 pa_stream_get_state@PULSE_0 │ │ │ │ +0035f5bc 0004e716 R_ARM_JUMP_SLOT 00000000 av_get_bytes_per_sample@LIBAVUTIL_59 │ │ │ │ +0035f5c0 0004e816 R_ARM_JUMP_SLOT 00000000 snd_pcm_sw_params_sizeof@ALSA_0.9 │ │ │ │ +0035f5c4 0004e916 R_ARM_JUMP_SLOT 00000000 XDGASetViewport │ │ │ │ +0035f5c8 0004ea16 R_ARM_JUMP_SLOT 00000000 snd_pcm_hw_params_set_format@ALSA_0.9 │ │ │ │ +0035f5cc 0004eb16 R_ARM_JUMP_SLOT 00000000 DPMSQueryExtension │ │ │ │ +0035f5d0 0004ed16 R_ARM_JUMP_SLOT 00000000 snd_strerror@ALSA_0.9 │ │ │ │ +0035f5d4 0004ee16 R_ARM_JUMP_SLOT 00000000 inflateInit_ │ │ │ │ +0035f5d8 0004ef16 R_ARM_JUMP_SLOT 00000000 vorbis_synthesis_init@libvorbisidec.so.1 │ │ │ │ +0035f5dc 0004f016 R_ARM_JUMP_SLOT 00000000 snd_mixer_selem_id_get_name@ALSA_0.9 │ │ │ │ +0035f5e0 0004f116 R_ARM_JUMP_SLOT 00000000 bs2b_get_level_feed │ │ │ │ +0035f5e4 0004f216 R_ARM_JUMP_SLOT 00000000 DGifCloseFile │ │ │ │ +0035f5e8 0004f316 R_ARM_JUMP_SLOT 00000000 enca_analyser_alloc │ │ │ │ +0035f5ec 0004f416 R_ARM_JUMP_SLOT 00000000 DGifGetScreenDesc │ │ │ │ +0035f5f0 0004f516 R_ARM_JUMP_SLOT 00000000 SDL_UpperBlit │ │ │ │ +0035f5f4 0004f616 R_ARM_JUMP_SLOT 00000000 sws_convertPalette8ToPacked32@LIBSWSCALE_8 │ │ │ │ +0035f5f8 0004f716 R_ARM_JUMP_SLOT 00000000 AuSetErrorHandler │ │ │ │ +0035f5fc 0004f816 R_ARM_JUMP_SLOT 00000000 gtk_clist_set_row_data_full │ │ │ │ +0035f600 0004f916 R_ARM_JUMP_SLOT 00000000 snd_pcm_hw_params_set_rate_resample@ALSA_0.9 │ │ │ │ +0035f604 0004fa16 R_ARM_JUMP_SLOT 00000000 avio_write@LIBAVFORMAT_61 │ │ │ │ +0035f608 0004fb16 R_ARM_JUMP_SLOT 00000000 SDL_GL_GetProcAddress │ │ │ │ +0035f60c 0004fc16 R_ARM_JUMP_SLOT 00000000 freopen64@GLIBC_2.4 │ │ │ │ +0035f610 0004fd16 R_ARM_JUMP_SLOT 00000000 DPMSEnable │ │ │ │ +0035f614 0004fe16 R_ARM_JUMP_SLOT 00000000 tan@GLIBC_2.4 │ │ │ │ +0035f618 0004ff16 R_ARM_JUMP_SLOT 00000000 XFreeColors │ │ │ │ +0035f61c 00050016 R_ARM_JUMP_SLOT 00000000 snd_pcm_hw_params_dump@ALSA_0.9 │ │ │ │ +0035f620 00050116 R_ARM_JUMP_SLOT 00000000 lirc_deinit │ │ │ │ +0035f624 00050216 R_ARM_JUMP_SLOT 00000000 FT_Get_First_Char │ │ │ │ +0035f628 00050316 R_ARM_JUMP_SLOT 00000000 jack_client_open │ │ │ │ +0035f62c 00050416 R_ARM_JUMP_SLOT 00000000 snprintf@GLIBC_2.4 │ │ │ │ +0035f630 00050516 R_ARM_JUMP_SLOT 00000000 th_comment_clear@libtheoradec_1.0 │ │ │ │ +0035f634 00050616 R_ARM_JUMP_SLOT 00000000 aa_parseoptions@AA_1.4 │ │ │ │ +0035f638 00050716 R_ARM_JUMP_SLOT 00000000 mng_get_playtime │ │ │ │ +0035f63c 00050816 R_ARM_JUMP_SLOT 00000000 XInternAtom │ │ │ │ +0035f640 00050916 R_ARM_JUMP_SLOT 00000000 ogg_sync_wrote │ │ │ │ +0035f644 00050a16 R_ARM_JUMP_SLOT 00000000 perror@GLIBC_2.4 │ │ │ │ +0035f648 00050b16 R_ARM_JUMP_SLOT 00000000 sws_getContext@LIBSWSCALE_8 │ │ │ │ +0035f64c 00050c16 R_ARM_JUMP_SLOT 00000000 __strcpy_chk@GLIBC_2.4 │ │ │ │ +0035f650 00050d16 R_ARM_JUMP_SLOT 00000000 av_guess_format@LIBAVFORMAT_61 │ │ │ │ +0035f654 00050e16 R_ARM_JUMP_SLOT 00000000 bd_get_title_size │ │ │ │ +0035f658 00050f16 R_ARM_JUMP_SLOT 00000000 dvdnav_get_next_still_flag │ │ │ │ +0035f65c 00051016 R_ARM_JUMP_SLOT 00000000 SDL_QuitSubSystem │ │ │ │ +0035f660 00051116 R_ARM_JUMP_SLOT 00000000 gtk_bin_get_child │ │ │ │ +0035f664 00051216 R_ARM_JUMP_SLOT 00000000 NeAACDecClose │ │ │ │ +0035f668 00051316 R_ARM_JUMP_SLOT 00000000 XvGetPortAttribute │ │ │ │ +0035f66c 00051416 R_ARM_JUMP_SLOT 00000000 snd_mixer_selem_get_playback_volume_range@ALSA_0.9 │ │ │ │ +0035f670 00051516 R_ARM_JUMP_SLOT 00000000 __ctype_tolower_loc@GLIBC_2.4 │ │ │ │ +0035f674 00051616 R_ARM_JUMP_SLOT 00000000 mng_display_resume │ │ │ │ +0035f678 00051716 R_ARM_JUMP_SLOT 00000000 xvid_decore │ │ │ │ +0035f67c 00051816 R_ARM_JUMP_SLOT 00000000 gtk_hseparator_new │ │ │ │ +0035f680 00051a16 R_ARM_JUMP_SLOT 00000000 pa_cvolume_avg@PULSE_0 │ │ │ │ +0035f684 00051b16 R_ARM_JUMP_SLOT 00000000 strcmp@GLIBC_2.4 │ │ │ │ +0035f688 00051c16 R_ARM_JUMP_SLOT 00000000 XF86VidModeGetModeLine │ │ │ │ +0035f68c 00051d16 R_ARM_JUMP_SLOT 00000000 ass_library_done │ │ │ │ +0035f690 00051e16 R_ARM_JUMP_SLOT 00000000 av_probe_input_format2@LIBAVFORMAT_61 │ │ │ │ +0035f694 00051f16 R_ARM_JUMP_SLOT 00000000 glDisable │ │ │ │ +0035f698 00052016 R_ARM_JUMP_SLOT 00000000 avcodec_default_get_buffer2@LIBAVCODEC_61 │ │ │ │ +0035f69c 00052116 R_ARM_JUMP_SLOT 00000000 __localtime64@GLIBC_2.34 │ │ │ │ +0035f6a0 00052216 R_ARM_JUMP_SLOT 00000000 g_slist_foreach │ │ │ │ +0035f6a4 00052316 R_ARM_JUMP_SLOT 00000000 ass_set_font_scale │ │ │ │ +0035f6a8 00052416 R_ARM_JUMP_SLOT 00000000 XvShmPutImage │ │ │ │ +0035f6ac 00052516 R_ARM_JUMP_SLOT 00000000 bind_textdomain_codeset@GLIBC_2.4 │ │ │ │ +0035f6b0 00052616 R_ARM_JUMP_SLOT 00000000 avsubtitle_free@LIBAVCODEC_61 │ │ │ │ +0035f6b4 00052716 R_ARM_JUMP_SLOT 00000000 DPMSInfo │ │ │ │ +0035f6b8 00052816 R_ARM_JUMP_SLOT 00000000 getenv@GLIBC_2.4 │ │ │ │ +0035f6bc 00052916 R_ARM_JUMP_SLOT 00000000 gtk_adjustment_new │ │ │ │ +0035f6c0 00052a16 R_ARM_JUMP_SLOT 00000000 av_malloc@LIBAVUTIL_59 │ │ │ │ +0035f6c4 00052b16 R_ARM_JUMP_SLOT 00000000 gdk_pixbuf_render_pixmap_and_mask_for_colormap │ │ │ │ +0035f6c8 00052c16 R_ARM_JUMP_SLOT 00000000 mng_setcb_closestream │ │ │ │ +0035f6cc 00052d16 R_ARM_JUMP_SLOT 00000000 DVDOpenFile │ │ │ │ +0035f6d0 00052e16 R_ARM_JUMP_SLOT 00000000 snd_pcm_sw_params_set_avail_min@ALSA_0.9 │ │ │ │ +0035f6d4 00052f16 R_ARM_JUMP_SLOT 00000000 pa_context_connect@PULSE_0 │ │ │ │ +0035f6d8 00053016 R_ARM_JUMP_SLOT 00000000 pa_context_get_state@PULSE_0 │ │ │ │ +0035f6dc 00053116 R_ARM_JUMP_SLOT 00000000 g_object_unref │ │ │ │ +0035f6e0 00053216 R_ARM_JUMP_SLOT 00000000 gtk_ctree_node_set_row_data_full │ │ │ │ +0035f6e4 00053316 R_ARM_JUMP_SLOT 00000000 gtk_hbox_new │ │ │ │ +0035f6e8 00053416 R_ARM_JUMP_SLOT 00000000 AuSetElementParameters │ │ │ │ +0035f6ec 00053516 R_ARM_JUMP_SLOT 00000000 g_hash_table_lookup │ │ │ │ +0035f6f0 00053616 R_ARM_JUMP_SLOT 00000000 gtk_window_new │ │ │ │ +0035f6f4 00053716 R_ARM_JUMP_SLOT 00000000 DPMSForceLevel │ │ │ │ +0035f6f8 00053816 R_ARM_JUMP_SLOT 00000000 gtk_clist_column_titles_show │ │ │ │ +0035f6fc 00053916 R_ARM_JUMP_SLOT 00000000 gtk_misc_set_alignment │ │ │ │ +0035f700 00053a16 R_ARM_JUMP_SLOT 00000000 cdio_cddap_track_firstsector@CDIO_CDDA_2 │ │ │ │ +0035f704 00053b16 R_ARM_JUMP_SLOT 00000000 SDL_GL_SetAttribute │ │ │ │ +0035f708 00053c16 R_ARM_JUMP_SLOT 00000000 bd_tell_time │ │ │ │ +0035f70c 00053d16 R_ARM_JUMP_SLOT 00000000 sws_scale@LIBSWSCALE_8 │ │ │ │ +0035f710 00053e16 R_ARM_JUMP_SLOT 00000000 caca_get_dither_algorithm_list │ │ │ │ +0035f714 00053f16 R_ARM_JUMP_SLOT 00000000 XMapRaised │ │ │ │ +0035f718 00054016 R_ARM_JUMP_SLOT 00000000 XGetErrorDatabaseText │ │ │ │ +0035f71c 00054116 R_ARM_JUMP_SLOT 00000000 ass_process_chunk │ │ │ │ +0035f720 00054216 R_ARM_JUMP_SLOT 00000000 mpeg2_init │ │ │ │ +0035f724 00054316 R_ARM_JUMP_SLOT 00000000 alSource3f │ │ │ │ +0035f728 00054416 R_ARM_JUMP_SLOT 00000000 pp_get_mode_by_name_and_quality@LIBPOSTPROC_58 │ │ │ │ +0035f72c 00054516 R_ARM_JUMP_SLOT 00000000 av_fifo_read@LIBAVUTIL_59 │ │ │ │ +0035f730 00054616 R_ARM_JUMP_SLOT 00000000 mpg123_open_feed │ │ │ │ +0035f734 00054716 R_ARM_JUMP_SLOT 00000000 __setsockopt64@GLIBC_2.34 │ │ │ │ +0035f738 00054816 R_ARM_JUMP_SLOT 00000000 bs2b_cross_feed_u32le │ │ │ │ +0035f73c 00054916 R_ARM_JUMP_SLOT 00000000 aa_resize@AA_1.4 │ │ │ │ +0035f740 00054a16 R_ARM_JUMP_SLOT 00000000 glTexImage2D │ │ │ │ +0035f744 00054b16 R_ARM_JUMP_SLOT 00000000 av_strlcpy@LIBAVUTIL_59 │ │ │ │ +0035f748 00054c16 R_ARM_JUMP_SLOT 00000000 XResizeWindow │ │ │ │ +0035f74c 00054d16 R_ARM_JUMP_SLOT 00000000 __globfree64_time64@GLIBC_2.34 │ │ │ │ +0035f750 00054e16 R_ARM_JUMP_SLOT 00000000 XStoreColors │ │ │ │ +0035f754 00054f16 R_ARM_JUMP_SLOT 00000000 bd_seamless_angle_change │ │ │ │ +0035f758 00055016 R_ARM_JUMP_SLOT 00000000 ass_set_frame_size │ │ │ │ +0035f75c 00055116 R_ARM_JUMP_SLOT 00000000 g_slist_find_custom │ │ │ │ +0035f760 00055216 R_ARM_JUMP_SLOT 00000000 mpeg2_parse │ │ │ │ +0035f764 00055316 R_ARM_JUMP_SLOT 00000000 calloc@GLIBC_2.4 │ │ │ │ +0035f768 00055416 R_ARM_JUMP_SLOT 00000000 mad_synth_init │ │ │ │ +0035f76c 00055516 R_ARM_JUMP_SLOT 00000000 mpg123_replace_buffer │ │ │ │ +0035f770 00055616 R_ARM_JUMP_SLOT 00000000 snd_mixer_selem_has_playback_switch_joined@ALSA_0.9 │ │ │ │ +0035f774 00055716 R_ARM_JUMP_SLOT 00000000 bs2b_cross_feed_s24be │ │ │ │ +0035f778 00055816 R_ARM_JUMP_SLOT 00000000 enca_get_languages │ │ │ │ +0035f77c 00055916 R_ARM_JUMP_SLOT 00000000 realloc@GLIBC_2.4 │ │ │ │ +0035f780 00055a16 R_ARM_JUMP_SLOT 00000000 glColor4f │ │ │ │ +0035f784 00055b16 R_ARM_JUMP_SLOT 00000000 DGifOpen │ │ │ │ +0035f788 00055c16 R_ARM_JUMP_SLOT 00000000 glXDestroyContext │ │ │ │ +0035f78c 00055d16 R_ARM_JUMP_SLOT 00000000 gtk_container_add │ │ │ │ +0035f790 00055e16 R_ARM_JUMP_SLOT 00000000 ungetc@GLIBC_2.4 │ │ │ │ +0035f794 00055f16 R_ARM_JUMP_SLOT 00000000 av_write_trailer@LIBAVFORMAT_61 │ │ │ │ +0035f798 00056016 R_ARM_JUMP_SLOT 00000000 pa_context_unref@PULSE_0 │ │ │ │ +0035f79c 00056116 R_ARM_JUMP_SLOT 00000000 XCloseDisplay │ │ │ │ +0035f7a0 00056216 R_ARM_JUMP_SLOT 00000000 shmdt@GLIBC_2.4 │ │ │ │ +0035f7a4 00056316 R_ARM_JUMP_SLOT 00000000 mng_display │ │ │ │ +0035f7a8 00056416 R_ARM_JUMP_SLOT 00000000 glLoadMatrixf │ │ │ │ +0035f7ac 00056516 R_ARM_JUMP_SLOT 00000000 pthread_mutex_unlock@GLIBC_2.4 │ │ │ │ +0035f7b0 00056616 R_ARM_JUMP_SLOT 00000000 gdk_screen_get_width │ │ │ │ +0035f7b4 00056716 R_ARM_JUMP_SLOT 00000000 ass_set_margins │ │ │ │ +0035f7b8 00056816 R_ARM_JUMP_SLOT 00000000 pthread_mutex_init@GLIBC_2.4 │ │ │ │ +0035f7bc 00056916 R_ARM_JUMP_SLOT 00000000 cdio_paranoia_free@CDIO_PARANOIA_2 │ │ │ │ +0035f7c0 00056a16 R_ARM_JUMP_SLOT 00000000 ass_renderer_init │ │ │ │ +0035f7c4 00056b16 R_ARM_JUMP_SLOT 00000000 enca_analyser_free │ │ │ │ +0035f7c8 00056c16 R_ARM_JUMP_SLOT 00000000 av_buffer_alloc@LIBAVUTIL_59 │ │ │ │ +0035f7cc 00056d16 R_ARM_JUMP_SLOT 00000000 gtk_box_set_spacing │ │ │ │ +0035f7d0 00056e16 R_ARM_JUMP_SLOT 00000000 navRead_DSI │ │ │ │ +0035f7d4 00056f16 R_ARM_JUMP_SLOT 00000000 cdio_read_mode2_sector@CDIO_19 │ │ │ │ +0035f7d8 00057016 R_ARM_JUMP_SLOT 00000000 lirc_code2char │ │ │ │ +0035f7dc 00057116 R_ARM_JUMP_SLOT 00000000 snd_pcm_drop@ALSA_0.9 │ │ │ │ +0035f7e0 00057216 R_ARM_JUMP_SLOT 00000000 gethostname@GLIBC_2.4 │ │ │ │ +0035f7e4 00057316 R_ARM_JUMP_SLOT 00000000 strspn@GLIBC_2.4 │ │ │ │ +0035f7e8 00057416 R_ARM_JUMP_SLOT 00000000 smbc_write@SMBCLIENT_0.1.0 │ │ │ │ +0035f7ec 00057516 R_ARM_JUMP_SLOT 00000000 snd_pcm_writei@ALSA_0.9 │ │ │ │ +0035f7f0 00057616 R_ARM_JUMP_SLOT 00000000 av_parser_init@LIBAVCODEC_61 │ │ │ │ +0035f7f4 00057716 R_ARM_JUMP_SLOT 00000000 memccpy@GLIBC_2.4 │ │ │ │ +0035f7f8 00057816 R_ARM_JUMP_SLOT 00000000 AuScanForTypedEvent │ │ │ │ +0035f7fc 00057916 R_ARM_JUMP_SLOT 00000000 dvdnav_get_spu_logical_stream │ │ │ │ +0035f800 00057a16 R_ARM_JUMP_SLOT 00000000 gtk_adjustment_set_upper │ │ │ │ +0035f804 00057b16 R_ARM_JUMP_SLOT 00000000 gtk_ctree_remove_node │ │ │ │ +0035f808 00057c16 R_ARM_JUMP_SLOT 00000000 AuRegisterEventHandler │ │ │ │ +0035f80c 00057d16 R_ARM_JUMP_SLOT 00000000 jpeg_destroy_compress@LIBJPEG_6.2 │ │ │ │ +0035f810 00057e16 R_ARM_JUMP_SLOT 00000000 gtk_main_iteration │ │ │ │ +0035f814 00057f16 R_ARM_JUMP_SLOT 00000000 bind@GLIBC_2.4 │ │ │ │ +0035f818 00058016 R_ARM_JUMP_SLOT 00000000 gtk_combo_box_text_append_text │ │ │ │ +0035f81c 00058116 R_ARM_JUMP_SLOT 00000000 fribidi_unicode_to_charset │ │ │ ├── readelf --wide --dynamic {} │ │ │ │ @@ -1,9 +1,9 @@ │ │ │ │ │ │ │ │ -Dynamic section at offset 0x33dfc0 contains 93 entries: │ │ │ │ +Dynamic section at offset 0x34dfd0 contains 93 entries: │ │ │ │ Tag Type Name/Value │ │ │ │ 0x00000001 (NEEDED) Shared library: [libtinfo.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libsmbclient.so.0] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libpng16.so.16] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libz.so.1] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libmng.so.1] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libjpeg.so.62] │ │ │ │ @@ -62,35 +62,35 @@ │ │ │ │ 0x00000001 (NEEDED) Shared library: [libgdk-x11-2.0.so.0] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libgdk_pixbuf-2.0.so.0] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libgobject-2.0.so.0] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libglib-2.0.so.0] │ │ │ │ 0x00000001 (NEEDED) Shared library: [liblirc_client.so.0] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libc.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [ld-linux-armhf.so.3] │ │ │ │ - 0x0000000c (INIT) 0x21684 │ │ │ │ - 0x0000000d (FINI) 0x1c7008 │ │ │ │ - 0x00000019 (INIT_ARRAY) 0x32a048 │ │ │ │ + 0x0000000c (INIT) 0x215ec │ │ │ │ + 0x0000000d (FINI) 0x1d9250 │ │ │ │ + 0x00000019 (INIT_ARRAY) 0x34a058 │ │ │ │ 0x0000001b (INIT_ARRAYSZ) 4 (bytes) │ │ │ │ - 0x0000001a (FINI_ARRAY) 0x32a04c │ │ │ │ + 0x0000001a (FINI_ARRAY) 0x34a05c │ │ │ │ 0x0000001c (FINI_ARRAYSZ) 4 (bytes) │ │ │ │ 0x6ffffef5 (GNU_HASH) 0x1b4 │ │ │ │ - 0x00000005 (STRTAB) 0x5a68 │ │ │ │ + 0x00000005 (STRTAB) 0x5a18 │ │ │ │ 0x00000006 (SYMTAB) 0x1d8 │ │ │ │ - 0x0000000a (STRSZ) 25480 (bytes) │ │ │ │ + 0x0000000a (STRSZ) 25458 (bytes) │ │ │ │ 0x0000000b (SYMENT) 16 (bytes) │ │ │ │ 0x00000015 (DEBUG) 0x0 │ │ │ │ - 0x00000003 (PLTGOT) 0x33e2c8 │ │ │ │ - 0x00000002 (PLTRELSZ) 10912 (bytes) │ │ │ │ + 0x00000003 (PLTGOT) 0x35e2d8 │ │ │ │ + 0x00000002 (PLTRELSZ) 10872 (bytes) │ │ │ │ 0x00000014 (PLTREL) REL │ │ │ │ - 0x00000017 (JMPREL) 0x1ebe4 │ │ │ │ - 0x00000011 (REL) 0xcc4c │ │ │ │ + 0x00000017 (JMPREL) 0x1eb74 │ │ │ │ + 0x00000011 (REL) 0xcbdc │ │ │ │ 0x00000012 (RELSZ) 73624 (bytes) │ │ │ │ 0x00000013 (RELENT) 8 (bytes) │ │ │ │ - 0x6ffffffc (VERDEF) 0xc904 │ │ │ │ + 0x6ffffffc (VERDEF) 0xc894 │ │ │ │ 0x6ffffffd (VERDEFNUM) 2 │ │ │ │ 0x0000001e (FLAGS) BIND_NOW │ │ │ │ 0x6ffffffb (FLAGS_1) Flags: NOW PIE │ │ │ │ - 0x6ffffffe (VERNEED) 0xc93c │ │ │ │ + 0x6ffffffe (VERNEED) 0xc8cc │ │ │ │ 0x6fffffff (VERNEEDNUM) 21 │ │ │ │ - 0x6ffffff0 (VERSYM) 0xbdf0 │ │ │ │ + 0x6ffffff0 (VERSYM) 0xbd8a │ │ │ │ 0x6ffffffa (RELCOUNT) 9131 │ │ │ │ 0x00000000 (NULL) 0x0 │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 8b4b804013f8c04ada4398e69e02b800df0a7f14 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: d55cfd179c0b8d5aa03eb6913c444f8e1dc680a9 │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ ├── readelf --wide --version-info {} │ │ │ │ @@ -1,10 +1,10 @@ │ │ │ │ │ │ │ │ -Version symbols section '.gnu.version' contains 1417 entries: │ │ │ │ - Addr: 0x000000000000bdf0 Offset: 0x0000bdf0 Link: 4 (.dynsym) │ │ │ │ +Version symbols section '.gnu.version' contains 1412 entries: │ │ │ │ + Addr: 0x000000000000bd8a Offset: 0x0000bd8a Link: 4 (.dynsym) │ │ │ │ 000: 0 (*local*) 0 (*local*) 0 (*local*) 3 (NCURSES6_TINFO_5.0.19991023) │ │ │ │ 004: 1 (*global*) 1 (*global*) 1 (*global*) 4 (LIBAVUTIL_59) │ │ │ │ 008: 1 (*global*) 4 (LIBAVUTIL_59) 1 (*global*) 5 (ALSA_0.9) │ │ │ │ 00c: 1 (*global*) 6 (GLIBC_2.4) 1 (*global*) 1 (*global*) │ │ │ │ 010: 1 (*global*) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ 014: 1 (*global*) 7 (PULSE_0) 1 (*global*) 1 (*global*) │ │ │ │ 018: 1 (*global*) 8 (GLIBC_2.4) 1 (*global*) 1 (*global*) │ │ │ │ @@ -50,324 +50,322 @@ │ │ │ │ 0b8: 1 (*global*) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ 0bc: 1 (*global*) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ 0c0: d (LIBAVFORMAT_61) 6 (GLIBC_2.4) c (LIBSWSCALE_8) 1 (*global*) │ │ │ │ 0c4: 7 (PULSE_0) 6 (GLIBC_2.4) 6 (GLIBC_2.4) 4 (LIBAVUTIL_59) │ │ │ │ 0c8: 1 (*global*) 1 (*global*) 6 (GLIBC_2.4) 1 (*global*) │ │ │ │ 0cc: 1 (*global*) 1 (*global*) 1 (*global*) 4 (LIBAVUTIL_59) │ │ │ │ 0d0: 10 (PNG16_0) 4 (LIBAVUTIL_59) 1 (*global*) 4 (LIBAVUTIL_59) │ │ │ │ - 0d4: 17 (LIBPOSTPROC_58) f (AA_1.4) 8 (GLIBC_2.4) 1 (*global*) │ │ │ │ - 0d8: d (LIBAVFORMAT_61) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ - 0dc: 1 (*global*) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ - 0e0: 4 (LIBAVUTIL_59) d (LIBAVFORMAT_61) b (GLIBC_2.34) 8 (GLIBC_2.4) │ │ │ │ - 0e4: 6 (GLIBC_2.4) 1 (*global*) 5 (ALSA_0.9) 1 (*global*) │ │ │ │ - 0e8: 1 (*global*) 1 (*global*) 6 (GLIBC_2.4) 4 (LIBAVUTIL_59) │ │ │ │ - 0ec: 1 (*global*) 6 (GLIBC_2.4) 6 (GLIBC_2.4) 1 (*global*) │ │ │ │ - 0f0: 1 (*global*) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ - 0f4: 6 (GLIBC_2.4) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ - 0f8: 1 (*global*) d (LIBAVFORMAT_61) 15 (LIBAVCODEC_61) b (GLIBC_2.34) │ │ │ │ - 0fc: 5 (ALSA_0.9) 14 (LIBJPEG_6.2) 5 (ALSA_0.9) 14 (LIBJPEG_6.2) │ │ │ │ - 100: 1 (*global*) 7 (PULSE_0) 6 (GLIBC_2.4) 1 (*global*) │ │ │ │ - 104: 1 (*global*) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ - 108: 5 (ALSA_0.9) 9 (LIBSWRESAMPLE_5) 4 (LIBAVUTIL_59) 1 (*global*) │ │ │ │ - 10c: 1 (*global*) 1 (*global*) 6 (GLIBC_2.4) 18 (CDIO_19) │ │ │ │ + 0d4: 17 (LIBPOSTPROC_58) f (AA_1.4) 1 (*global*) d (LIBAVFORMAT_61) │ │ │ │ + 0d8: 1 (*global*) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ + 0dc: 1 (*global*) 1 (*global*) 1 (*global*) 4 (LIBAVUTIL_59) │ │ │ │ + 0e0: d (LIBAVFORMAT_61) b (GLIBC_2.34) 8 (GLIBC_2.4) 6 (GLIBC_2.4) │ │ │ │ + 0e4: 1 (*global*) 5 (ALSA_0.9) 1 (*global*) 1 (*global*) │ │ │ │ + 0e8: 1 (*global*) 6 (GLIBC_2.4) 4 (LIBAVUTIL_59) 1 (*global*) │ │ │ │ + 0ec: 6 (GLIBC_2.4) 6 (GLIBC_2.4) 1 (*global*) 1 (*global*) │ │ │ │ + 0f0: 1 (*global*) 1 (*global*) 1 (*global*) 6 (GLIBC_2.4) │ │ │ │ + 0f4: 1 (*global*) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ + 0f8: d (LIBAVFORMAT_61) 15 (LIBAVCODEC_61) b (GLIBC_2.34) 5 (ALSA_0.9) │ │ │ │ + 0fc: 14 (LIBJPEG_6.2) 5 (ALSA_0.9) 14 (LIBJPEG_6.2) 1 (*global*) │ │ │ │ + 100: 7 (PULSE_0) 6 (GLIBC_2.4) 1 (*global*) 1 (*global*) │ │ │ │ + 104: 1 (*global*) 1 (*global*) 1 (*global*) 5 (ALSA_0.9) │ │ │ │ + 108: 9 (LIBSWRESAMPLE_5) 4 (LIBAVUTIL_59) 1 (*global*) 1 (*global*) │ │ │ │ + 10c: 1 (*global*) 6 (GLIBC_2.4) 18 (CDIO_19) 1 (*global*) │ │ │ │ 110: 1 (*global*) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ - 114: 1 (*global*) 1 (*global*) 6 (GLIBC_2.4) 5 (ALSA_0.9) │ │ │ │ - 118: 7 (PULSE_0) 10 (PNG16_0) d (LIBAVFORMAT_61) 1 (*global*) │ │ │ │ - 11c: 1 (*global*) 6 (GLIBC_2.4) 1 (*global*) 1 (*global*) │ │ │ │ - 120: 19 (SMBCLIENT_0.1.0) 1 (*global*) b (GLIBC_2.34) 1 (*global*) │ │ │ │ - 124: 8 (GLIBC_2.4) 1 (*global*) 5 (ALSA_0.9) 1 (*global*) │ │ │ │ - 128: d (LIBAVFORMAT_61) 1 (*global*) 4 (LIBAVUTIL_59) 1 (*global*) │ │ │ │ - 12c: 1 (*global*) 1 (*global*) 1 (*global*) 16 (libvorbisidec.so.1) │ │ │ │ - 130: 1 (*global*) 6 (GLIBC_2.4) 1 (*global*) 5 (ALSA_0.9) │ │ │ │ - 134: 1 (*global*) 6 (GLIBC_2.4) 1 (*global*) 6 (GLIBC_2.4) │ │ │ │ - 138: 1 (*global*) 1 (*global*) c (LIBSWSCALE_8) 1 (*global*) │ │ │ │ - 13c: 1 (*global*) 1 (*global*) b (GLIBC_2.34) 1 (*global*) │ │ │ │ - 140: 1 (*global*) 6 (GLIBC_2.4) 1 (*global*) 1 (*global*) │ │ │ │ - 144: 1 (*global*) 6 (GLIBC_2.4) 1 (*global*) 1 (*global*) │ │ │ │ - 148: c (LIBSWSCALE_8) 1 (*global*) 15 (LIBAVCODEC_61) 6 (GLIBC_2.4) │ │ │ │ - 14c: 6 (GLIBC_2.4) 11 (CDIO_CDDA_2) 1 (*global*) 7 (PULSE_0) │ │ │ │ - 150: 1 (*global*) 14 (LIBJPEG_6.2) 1 (*global*) 6 (GLIBC_2.4) │ │ │ │ - 154: f (AA_1.4) 1 (*global*) 1 (*global*) b (GLIBC_2.34) │ │ │ │ - 158: 19 (SMBCLIENT_0.1.0) 1 (*global*) 6 (GLIBC_2.4) 1 (*global*) │ │ │ │ - 15c: f (AA_1.4) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ - 160: 1 (*global*) 1 (*global*) 5 (ALSA_0.9) 1 (*global*) │ │ │ │ - 164: 6 (GLIBC_2.4) b (GLIBC_2.34) 1 (*global*) 15 (LIBAVCODEC_61) │ │ │ │ - 168: 14 (LIBJPEG_6.2) 1 (*global*) 1 (*global*) 7 (PULSE_0) │ │ │ │ + 114: 1 (*global*) 6 (GLIBC_2.4) 5 (ALSA_0.9) 7 (PULSE_0) │ │ │ │ + 118: 10 (PNG16_0) d (LIBAVFORMAT_61) 1 (*global*) 1 (*global*) │ │ │ │ + 11c: 6 (GLIBC_2.4) 1 (*global*) 1 (*global*) 19 (SMBCLIENT_0.1.0) │ │ │ │ + 120: 1 (*global*) b (GLIBC_2.34) 1 (*global*) 8 (GLIBC_2.4) │ │ │ │ + 124: 1 (*global*) 5 (ALSA_0.9) 1 (*global*) d (LIBAVFORMAT_61) │ │ │ │ + 128: 1 (*global*) 4 (LIBAVUTIL_59) 1 (*global*) 1 (*global*) │ │ │ │ + 12c: 1 (*global*) 1 (*global*) 16 (libvorbisidec.so.1) 1 (*global*) │ │ │ │ + 130: 6 (GLIBC_2.4) 1 (*global*) 5 (ALSA_0.9) 1 (*global*) │ │ │ │ + 134: 6 (GLIBC_2.4) 1 (*global*) 6 (GLIBC_2.4) 1 (*global*) │ │ │ │ + 138: 1 (*global*) c (LIBSWSCALE_8) 1 (*global*) 1 (*global*) │ │ │ │ + 13c: 1 (*global*) b (GLIBC_2.34) 1 (*global*) 1 (*global*) │ │ │ │ + 140: 6 (GLIBC_2.4) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ + 144: 6 (GLIBC_2.4) 1 (*global*) 1 (*global*) c (LIBSWSCALE_8) │ │ │ │ + 148: 1 (*global*) 15 (LIBAVCODEC_61) 6 (GLIBC_2.4) 6 (GLIBC_2.4) │ │ │ │ + 14c: 11 (CDIO_CDDA_2) 1 (*global*) 7 (PULSE_0) 1 (*global*) │ │ │ │ + 150: 14 (LIBJPEG_6.2) 1 (*global*) 6 (GLIBC_2.4) f (AA_1.4) │ │ │ │ + 154: 1 (*global*) 1 (*global*) b (GLIBC_2.34) 19 (SMBCLIENT_0.1.0) │ │ │ │ + 158: 1 (*global*) 6 (GLIBC_2.4) 1 (*global*) f (AA_1.4) │ │ │ │ + 15c: 1 (*global*) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ + 160: 1 (*global*) 5 (ALSA_0.9) 1 (*global*) 6 (GLIBC_2.4) │ │ │ │ + 164: b (GLIBC_2.34) 1 (*global*) 15 (LIBAVCODEC_61) 14 (LIBJPEG_6.2) │ │ │ │ + 168: 1 (*global*) 1 (*global*) 7 (PULSE_0) 1 (*global*) │ │ │ │ 16c: 1 (*global*) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ - 170: 1 (*global*) 1 (*global*) 7 (PULSE_0) 15 (LIBAVCODEC_61) │ │ │ │ - 174: 4 (LIBAVUTIL_59) 6 (GLIBC_2.4) 14 (LIBJPEG_6.2) 1 (*global*) │ │ │ │ - 178: 15 (LIBAVCODEC_61) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ - 17c: 7 (PULSE_0) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ - 180: 5 (ALSA_0.9) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ - 184: f (AA_1.4) 1 (*global*) 5 (ALSA_0.9) b (GLIBC_2.34) │ │ │ │ - 188: 1 (*global*) 5 (ALSA_0.9) 1 (*global*) 4 (LIBAVUTIL_59) │ │ │ │ - 18c: 1 (*global*) 1 (*global*) 15 (LIBAVCODEC_61) 8 (GLIBC_2.4) │ │ │ │ - 190: 1 (*global*) 1 (*global*) 4 (LIBAVUTIL_59) 1 (*global*) │ │ │ │ - 194: 10 (PNG16_0) 5 (ALSA_0.9) 5 (ALSA_0.9) 1 (*global*) │ │ │ │ - 198: 10 (PNG16_0) 6 (GLIBC_2.4) 1 (*global*) d (LIBAVFORMAT_61) │ │ │ │ - 19c: c (LIBSWSCALE_8) 6 (GLIBC_2.4) 1 (*global*) 6 (GLIBC_2.4) │ │ │ │ - 1a0: 5 (ALSA_0.9) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ - 1a4: 10 (PNG16_0) 5 (ALSA_0.9) 1 (*global*) 1 (*global*) │ │ │ │ - 1a8: 1 (*global*) 1 (*global*) 1 (*global*) 3 (NCURSES6_TINFO_5.0.19991023) │ │ │ │ - 1ac: 7 (PULSE_0) 1 (*global*) 6 (GLIBC_2.4) d (LIBAVFORMAT_61) │ │ │ │ - 1b0: 1 (*global*) 6 (GLIBC_2.4) d (LIBAVFORMAT_61) 1 (*global*) │ │ │ │ - 1b4: 4 (LIBAVUTIL_59) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ - 1b8: 1 (*global*) 1 (*global*) 1 (*global*) 16 (libvorbisidec.so.1) │ │ │ │ - 1bc: 1 (*global*) 6 (GLIBC_2.4) 1 (*global*) 1 (*global*) │ │ │ │ - 1c0: 1 (*global*) 4 (LIBAVUTIL_59) 1 (*global*) 1 (*global*) │ │ │ │ + 170: 1 (*global*) 7 (PULSE_0) 15 (LIBAVCODEC_61) 4 (LIBAVUTIL_59) │ │ │ │ + 174: 6 (GLIBC_2.4) 14 (LIBJPEG_6.2) 1 (*global*) 15 (LIBAVCODEC_61) │ │ │ │ + 178: 1 (*global*) 1 (*global*) 1 (*global*) 7 (PULSE_0) │ │ │ │ + 17c: 1 (*global*) 1 (*global*) 1 (*global*) 5 (ALSA_0.9) │ │ │ │ + 180: 1 (*global*) 1 (*global*) 1 (*global*) f (AA_1.4) │ │ │ │ + 184: 1 (*global*) 5 (ALSA_0.9) b (GLIBC_2.34) 1 (*global*) │ │ │ │ + 188: 5 (ALSA_0.9) 1 (*global*) 4 (LIBAVUTIL_59) 1 (*global*) │ │ │ │ + 18c: 1 (*global*) 15 (LIBAVCODEC_61) 8 (GLIBC_2.4) 1 (*global*) │ │ │ │ + 190: 1 (*global*) 4 (LIBAVUTIL_59) 1 (*global*) 10 (PNG16_0) │ │ │ │ + 194: 5 (ALSA_0.9) 5 (ALSA_0.9) 1 (*global*) 10 (PNG16_0) │ │ │ │ + 198: 6 (GLIBC_2.4) 1 (*global*) d (LIBAVFORMAT_61) c (LIBSWSCALE_8) │ │ │ │ + 19c: 6 (GLIBC_2.4) 1 (*global*) 6 (GLIBC_2.4) 5 (ALSA_0.9) │ │ │ │ + 1a0: 1 (*global*) 1 (*global*) 1 (*global*) 10 (PNG16_0) │ │ │ │ + 1a4: 5 (ALSA_0.9) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ + 1a8: 1 (*global*) 1 (*global*) 3 (NCURSES6_TINFO_5.0.19991023) 7 (PULSE_0) │ │ │ │ + 1ac: 1 (*global*) 6 (GLIBC_2.4) d (LIBAVFORMAT_61) 1 (*global*) │ │ │ │ + 1b0: 6 (GLIBC_2.4) d (LIBAVFORMAT_61) 1 (*global*) 4 (LIBAVUTIL_59) │ │ │ │ + 1b4: 1 (*global*) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ + 1b8: 1 (*global*) 1 (*global*) 16 (libvorbisidec.so.1) 1 (*global*) │ │ │ │ + 1bc: 6 (GLIBC_2.4) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ + 1c0: 4 (LIBAVUTIL_59) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ 1c4: 1 (*global*) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ - 1c8: 1 (*global*) 1 (*global*) 1 (*global*) b (GLIBC_2.34) │ │ │ │ + 1c8: 1 (*global*) 1 (*global*) b (GLIBC_2.34) 1 (*global*) │ │ │ │ 1cc: 1 (*global*) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ - 1d0: 1 (*global*) 7 (PULSE_0) 1a (libtheoradec_1.0) 1 (*global*) │ │ │ │ - 1d4: 16 (libvorbisidec.so.1) 1 (*global*) 6 (GLIBC_2.4) 12 (CDIO_PARANOIA_2) │ │ │ │ - 1d8: 8 (GLIBC_2.4) 6 (GLIBC_2.4) 1a (libtheoradec_1.0) 1 (*global*) │ │ │ │ - 1dc: 1 (*global*) 1 (*global*) 19 (SMBCLIENT_0.1.0) 5 (ALSA_0.9) │ │ │ │ - 1e0: 5 (ALSA_0.9) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ - 1e4: 1b (GLIBC_2.15) 3 (NCURSES6_TINFO_5.0.19991023) 1 (*global*) 1 (*global*) │ │ │ │ - 1e8: 1 (*global*) 5 (ALSA_0.9) 6 (GLIBC_2.4) 1 (*global*) │ │ │ │ - 1ec: 1 (*global*) 7 (PULSE_0) 15 (LIBAVCODEC_61) f (AA_1.4) │ │ │ │ - 1f0: 1 (*global*) 6 (GLIBC_2.4) 6 (GLIBC_2.4) 5 (ALSA_0.9) │ │ │ │ - 1f4: f (AA_1.4) b (GLIBC_2.34) 1 (*global*) 1 (*global*) │ │ │ │ - 1f8: 1 (*global*) 5 (ALSA_0.9) 1 (*global*) 1 (*global*) │ │ │ │ - 1fc: 1 (*global*) 1 (*global*) 1 (*global*) 12 (CDIO_PARANOIA_2) │ │ │ │ - 200: f (AA_1.4) 1 (*global*) 15 (LIBAVCODEC_61) 4 (LIBAVUTIL_59) │ │ │ │ + 1d0: 7 (PULSE_0) 1a (libtheoradec_1.0) 1 (*global*) 16 (libvorbisidec.so.1) │ │ │ │ + 1d4: 1 (*global*) 6 (GLIBC_2.4) 12 (CDIO_PARANOIA_2) 8 (GLIBC_2.4) │ │ │ │ + 1d8: 6 (GLIBC_2.4) 1a (libtheoradec_1.0) 1 (*global*) 1 (*global*) │ │ │ │ + 1dc: 1 (*global*) 19 (SMBCLIENT_0.1.0) 5 (ALSA_0.9) 5 (ALSA_0.9) │ │ │ │ + 1e0: 1 (*global*) 1 (*global*) 1 (*global*) 1b (GLIBC_2.15) │ │ │ │ + 1e4: 3 (NCURSES6_TINFO_5.0.19991023) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ + 1e8: 5 (ALSA_0.9) 6 (GLIBC_2.4) 1 (*global*) 1 (*global*) │ │ │ │ + 1ec: 7 (PULSE_0) 15 (LIBAVCODEC_61) f (AA_1.4) 1 (*global*) │ │ │ │ + 1f0: 6 (GLIBC_2.4) 6 (GLIBC_2.4) 5 (ALSA_0.9) f (AA_1.4) │ │ │ │ + 1f4: b (GLIBC_2.34) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ + 1f8: 5 (ALSA_0.9) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ + 1fc: 1 (*global*) 1 (*global*) 12 (CDIO_PARANOIA_2) f (AA_1.4) │ │ │ │ + 200: 1 (*global*) 15 (LIBAVCODEC_61) 4 (LIBAVUTIL_59) 1 (*global*) │ │ │ │ 204: 1 (*global*) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ - 208: 1 (*global*) 1 (*global*) 1 (*global*) 6 (GLIBC_2.4) │ │ │ │ - 20c: 1 (*global*) 5 (ALSA_0.9) 4 (LIBAVUTIL_59) 1 (*global*) │ │ │ │ - 210: 1 (*global*) 1 (*global*) 1 (*global*) 13 (ALSA_0.9.0rc4) │ │ │ │ - 214: 6 (GLIBC_2.4) 4 (LIBAVUTIL_59) 1 (*global*) 1 (*global*) │ │ │ │ - 218: 6 (GLIBC_2.4) 1 (*global*) 1 (*global*) 6 (GLIBC_2.4) │ │ │ │ - 21c: b (GLIBC_2.34) 5 (ALSA_0.9) 1 (*global*) 1 (*global*) │ │ │ │ - 220: 1 (*global*) 1 (*global*) b (GLIBC_2.34) 1 (*global*) │ │ │ │ - 224: 1 (*global*) 6 (GLIBC_2.4) 1 (*global*) 5 (ALSA_0.9) │ │ │ │ - 228: 5 (ALSA_0.9) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ - 22c: 4 (LIBAVUTIL_59) 5 (ALSA_0.9) 1 (*global*) 1 (*global*) │ │ │ │ - 230: 1 (*global*) 8 (GLIBC_2.4) 1 (*global*) 1 (*global*) │ │ │ │ - 234: 1 (*global*) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ - 238: 1 (*global*) 7 (PULSE_0) d (LIBAVFORMAT_61) 1 (*global*) │ │ │ │ - 23c: 1 (*global*) 7 (PULSE_0) 1 (*global*) 4 (LIBAVUTIL_59) │ │ │ │ - 240: 4 (LIBAVUTIL_59) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ - 244: 1a (libtheoradec_1.0) 19 (SMBCLIENT_0.1.0) 1 (*global*) 16 (libvorbisidec.so.1) │ │ │ │ - 248: 1 (*global*) 1 (*global*) 6 (GLIBC_2.4) 1 (*global*) │ │ │ │ - 24c: f (AA_1.4) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ - 250: 4 (LIBAVUTIL_59) 1 (*global*) 6 (GLIBC_2.4) 1 (*global*) │ │ │ │ - 254: 6 (GLIBC_2.4) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ - 258: 15 (LIBAVCODEC_61) 1 (*global*) 1 (*global*) 15 (LIBAVCODEC_61) │ │ │ │ - 25c: 1 (*global*) 6 (GLIBC_2.4) 14 (LIBJPEG_6.2) 5 (ALSA_0.9) │ │ │ │ - 260: 1 (*global*) 4 (LIBAVUTIL_59) 13 (ALSA_0.9.0rc4) 1 (*global*) │ │ │ │ - 264: 1 (*global*) 1 (*global*) b (GLIBC_2.34) 1 (*global*) │ │ │ │ - 268: 8 (GLIBC_2.4) 1 (*global*) 4 (LIBAVUTIL_59) 1 (*global*) │ │ │ │ - 26c: 1 (*global*) 6 (GLIBC_2.4) 1 (*global*) 1 (*global*) │ │ │ │ - 270: 1 (*global*) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ - 274: 7 (PULSE_0) 1 (*global*) 6 (GLIBC_2.4) 1 (*global*) │ │ │ │ - 278: 1 (*global*) 1 (*global*) 10 (PNG16_0) 1 (*global*) │ │ │ │ - 27c: 1 (*global*) 5 (ALSA_0.9) 1 (*global*) f (AA_1.4) │ │ │ │ - 280: 1 (*global*) 6 (GLIBC_2.4) 6 (GLIBC_2.4) 1 (*global*) │ │ │ │ - 284: 6 (GLIBC_2.4) 7 (PULSE_0) 1 (*global*) 1 (*global*) │ │ │ │ - 288: 10 (PNG16_0) 19 (SMBCLIENT_0.1.0) 1 (*global*) 5 (ALSA_0.9) │ │ │ │ - 28c: 7 (PULSE_0) 1 (*global*) d (LIBAVFORMAT_61) 6 (GLIBC_2.4) │ │ │ │ - 290: 15 (LIBAVCODEC_61) 1 (*global*) 1 (*global*) 4 (LIBAVUTIL_59) │ │ │ │ - 294: 1a (libtheoradec_1.0) 15 (LIBAVCODEC_61) 1 (*global*) 6 (GLIBC_2.4) │ │ │ │ - 298: 1 (*global*) d (LIBAVFORMAT_61) 4 (LIBAVUTIL_59) 1 (*global*) │ │ │ │ - 29c: 1 (*global*) 1 (*global*) 13 (ALSA_0.9.0rc4) 1 (*global*) │ │ │ │ - 2a0: 1 (*global*) f (AA_1.4) 1 (*global*) 1 (*global*) │ │ │ │ - 2a4: 1 (*global*) 1 (*global*) 17 (LIBPOSTPROC_58) 6 (GLIBC_2.4) │ │ │ │ - 2a8: 1 (*global*) 1 (*global*) 1 (*global*) 4 (LIBAVUTIL_59) │ │ │ │ - 2ac: 1 (*global*) 1 (*global*) 1 (*global*) 6 (GLIBC_2.4) │ │ │ │ - 2b0: 1 (*global*) 1 (*global*) 6 (GLIBC_2.4) 18 (CDIO_19) │ │ │ │ - 2b4: 5 (ALSA_0.9) 6 (GLIBC_2.4) 6 (GLIBC_2.4) 1 (*global*) │ │ │ │ - 2b8: 1 (*global*) c (LIBSWSCALE_8) 6 (GLIBC_2.4) 1 (*global*) │ │ │ │ - 2bc: 16 (libvorbisidec.so.1) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ - 2c0: 1 (*global*) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ - 2c4: 6 (GLIBC_2.4) 1 (*global*) 8 (GLIBC_2.4) 1 (*global*) │ │ │ │ - 2c8: 7 (PULSE_0) 6 (GLIBC_2.4) 1 (*global*) 1 (*global*) │ │ │ │ - 2cc: f (AA_1.4) 6 (GLIBC_2.4) 1 (*global*) 7 (PULSE_0) │ │ │ │ - 2d0: 6 (GLIBC_2.4) 1 (*global*) f (AA_1.4) 1 (*global*) │ │ │ │ - 2d4: 1 (*global*) 5 (ALSA_0.9) 7 (PULSE_0) 1 (*global*) │ │ │ │ - 2d8: 1 (*global*) 1 (*global*) e (GLIBC_2.7) 1 (*global*) │ │ │ │ - 2dc: 1 (*global*) 1 (*global*) 1c (ALSA_0.9.0rc8) 1 (*global*) │ │ │ │ - 2e0: 1 (*global*) 1 (*global*) d (LIBAVFORMAT_61) 1 (*global*) │ │ │ │ - 2e4: 1 (*global*) 4 (LIBAVUTIL_59) 11 (CDIO_CDDA_2) 1 (*global*) │ │ │ │ - 2e8: 1 (*global*) 1 (*global*) 4 (LIBAVUTIL_59) 1 (*global*) │ │ │ │ - 2ec: 6 (GLIBC_2.4) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ - 2f0: 1 (*global*) 16 (libvorbisidec.so.1) 1 (*global*) 1 (*global*) │ │ │ │ - 2f4: 6 (GLIBC_2.4) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ - 2f8: 1 (*global*) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ - 2fc: 1 (*global*) 5 (ALSA_0.9) 6 (GLIBC_2.4) 1 (*global*) │ │ │ │ - 300: 6 (GLIBC_2.4) 14 (LIBJPEG_6.2) 14 (LIBJPEG_6.2) 1 (*global*) │ │ │ │ - 304: 1 (*global*) 1 (*global*) 5 (ALSA_0.9) 1 (*global*) │ │ │ │ - 308: 1 (*global*) 15 (LIBAVCODEC_61) 5 (ALSA_0.9) 1 (*global*) │ │ │ │ - 30c: 8 (GLIBC_2.4) d (LIBAVFORMAT_61) 1 (*global*) 15 (LIBAVCODEC_61) │ │ │ │ - 310: 1 (*global*) 1 (*global*) 9 (LIBSWRESAMPLE_5) 1 (*global*) │ │ │ │ - 314: 1 (*global*) 6 (GLIBC_2.4) 1 (*global*) 6 (GLIBC_2.4) │ │ │ │ - 318: b (GLIBC_2.34) 7 (PULSE_0) 6 (GLIBC_2.4) 5 (ALSA_0.9) │ │ │ │ - 31c: 4 (LIBAVUTIL_59) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ - 320: 7 (PULSE_0) 1 (*global*) b (GLIBC_2.34) 1 (*global*) │ │ │ │ - 324: 1 (*global*) e (GLIBC_2.7) 1 (*global*) 1 (*global*) │ │ │ │ - 328: 1 (*global*) 10 (PNG16_0) 1 (*global*) 1 (*global*) │ │ │ │ - 32c: 1 (*global*) 6 (GLIBC_2.4) 1 (*global*) 1 (*global*) │ │ │ │ - 330: 1 (*global*) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ - 334: 1 (*global*) 1 (*global*) d (LIBAVFORMAT_61) b (GLIBC_2.34) │ │ │ │ - 338: 1 (*global*) 1 (*global*) 1 (*global*) 7 (PULSE_0) │ │ │ │ - 33c: 5 (ALSA_0.9) 1 (*global*) 6 (GLIBC_2.4) 1 (*global*) │ │ │ │ - 340: 7 (PULSE_0) 1 (*global*) 6 (GLIBC_2.4) 1 (*global*) │ │ │ │ - 344: 1 (*global*) 1 (*global*) 1 (*global*) 6 (GLIBC_2.4) │ │ │ │ - 348: 1 (*global*) 6 (GLIBC_2.4) 1 (*global*) 1 (*global*) │ │ │ │ - 34c: c (LIBSWSCALE_8) 18 (CDIO_19) 1 (*global*) 13 (ALSA_0.9.0rc4) │ │ │ │ - 350: 1 (*global*) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ - 354: 1 (*global*) 1 (*global*) 1 (*global*) 15 (LIBAVCODEC_61) │ │ │ │ - 358: 7 (PULSE_0) 6 (GLIBC_2.4) 1 (*global*) 1 (*global*) │ │ │ │ - 35c: 4 (LIBAVUTIL_59) 6 (GLIBC_2.4) 1 (*global*) 1 (*global*) │ │ │ │ - 360: 1 (*global*) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ - 364: 6 (GLIBC_2.4) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ - 368: 13 (ALSA_0.9.0rc4) 4 (LIBAVUTIL_59) 6 (GLIBC_2.4) 11 (CDIO_CDDA_2) │ │ │ │ - 36c: 1 (*global*) 7 (PULSE_0) 1 (*global*) 1 (*global*) │ │ │ │ - 370: 17 (LIBPOSTPROC_58) 5 (ALSA_0.9) 5 (ALSA_0.9) 1 (*global*) │ │ │ │ - 374: 4 (LIBAVUTIL_59) 5 (ALSA_0.9) 1 (*global*) 4 (LIBAVUTIL_59) │ │ │ │ - 378: 6 (GLIBC_2.4) 16 (libvorbisidec.so.1) 1 (*global*) 1 (*global*) │ │ │ │ - 37c: 7 (PULSE_0) 1 (*global*) 1 (*global*) 18 (CDIO_19) │ │ │ │ + 208: 1 (*global*) 1 (*global*) 6 (GLIBC_2.4) 1 (*global*) │ │ │ │ + 20c: 5 (ALSA_0.9) 4 (LIBAVUTIL_59) 1 (*global*) 1 (*global*) │ │ │ │ + 210: 1 (*global*) 1 (*global*) 13 (ALSA_0.9.0rc4) 6 (GLIBC_2.4) │ │ │ │ + 214: 4 (LIBAVUTIL_59) 1 (*global*) 1 (*global*) 6 (GLIBC_2.4) │ │ │ │ + 218: 1 (*global*) 1 (*global*) 6 (GLIBC_2.4) b (GLIBC_2.34) │ │ │ │ + 21c: 5 (ALSA_0.9) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ + 220: 1 (*global*) b (GLIBC_2.34) 1 (*global*) 1 (*global*) │ │ │ │ + 224: 6 (GLIBC_2.4) 1 (*global*) 5 (ALSA_0.9) 5 (ALSA_0.9) │ │ │ │ + 228: 1 (*global*) 1 (*global*) 1 (*global*) 4 (LIBAVUTIL_59) │ │ │ │ + 22c: 5 (ALSA_0.9) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ + 230: 1 (*global*) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ + 234: 1 (*global*) 1 (*global*) 1 (*global*) 7 (PULSE_0) │ │ │ │ + 238: d (LIBAVFORMAT_61) 1 (*global*) 1 (*global*) 7 (PULSE_0) │ │ │ │ + 23c: 1 (*global*) 4 (LIBAVUTIL_59) 4 (LIBAVUTIL_59) 1 (*global*) │ │ │ │ + 240: 1 (*global*) 1 (*global*) 1a (libtheoradec_1.0) 19 (SMBCLIENT_0.1.0) │ │ │ │ + 244: 1 (*global*) 16 (libvorbisidec.so.1) 1 (*global*) 1 (*global*) │ │ │ │ + 248: 6 (GLIBC_2.4) 1 (*global*) f (AA_1.4) 1 (*global*) │ │ │ │ + 24c: 1 (*global*) 1 (*global*) 4 (LIBAVUTIL_59) 1 (*global*) │ │ │ │ + 250: 6 (GLIBC_2.4) 1 (*global*) 6 (GLIBC_2.4) 1 (*global*) │ │ │ │ + 254: 1 (*global*) 1 (*global*) 15 (LIBAVCODEC_61) 1 (*global*) │ │ │ │ + 258: 1 (*global*) 15 (LIBAVCODEC_61) 1 (*global*) 6 (GLIBC_2.4) │ │ │ │ + 25c: 14 (LIBJPEG_6.2) 5 (ALSA_0.9) 1 (*global*) 4 (LIBAVUTIL_59) │ │ │ │ + 260: 13 (ALSA_0.9.0rc4) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ + 264: b (GLIBC_2.34) 1 (*global*) 1 (*global*) 4 (LIBAVUTIL_59) │ │ │ │ + 268: 1 (*global*) 1 (*global*) 6 (GLIBC_2.4) 1 (*global*) │ │ │ │ + 26c: 1 (*global*) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ + 270: 1 (*global*) 7 (PULSE_0) 1 (*global*) 6 (GLIBC_2.4) │ │ │ │ + 274: 1 (*global*) 1 (*global*) 1 (*global*) 10 (PNG16_0) │ │ │ │ + 278: 1 (*global*) 1 (*global*) 5 (ALSA_0.9) 1 (*global*) │ │ │ │ + 27c: f (AA_1.4) 1 (*global*) 6 (GLIBC_2.4) 6 (GLIBC_2.4) │ │ │ │ + 280: 1 (*global*) 6 (GLIBC_2.4) 7 (PULSE_0) 1 (*global*) │ │ │ │ + 284: 1 (*global*) 10 (PNG16_0) 19 (SMBCLIENT_0.1.0) 1 (*global*) │ │ │ │ + 288: 5 (ALSA_0.9) 7 (PULSE_0) 1 (*global*) d (LIBAVFORMAT_61) │ │ │ │ + 28c: 6 (GLIBC_2.4) 15 (LIBAVCODEC_61) 1 (*global*) 1 (*global*) │ │ │ │ + 290: 4 (LIBAVUTIL_59) 1a (libtheoradec_1.0) 15 (LIBAVCODEC_61) 1 (*global*) │ │ │ │ + 294: 6 (GLIBC_2.4) 1 (*global*) d (LIBAVFORMAT_61) 4 (LIBAVUTIL_59) │ │ │ │ + 298: 1 (*global*) 1 (*global*) 1 (*global*) 13 (ALSA_0.9.0rc4) │ │ │ │ + 29c: 1 (*global*) 1 (*global*) f (AA_1.4) 1 (*global*) │ │ │ │ + 2a0: 1 (*global*) 1 (*global*) 1 (*global*) 17 (LIBPOSTPROC_58) │ │ │ │ + 2a4: 6 (GLIBC_2.4) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ + 2a8: 4 (LIBAVUTIL_59) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ + 2ac: 6 (GLIBC_2.4) 1 (*global*) 1 (*global*) 6 (GLIBC_2.4) │ │ │ │ + 2b0: 18 (CDIO_19) 5 (ALSA_0.9) 6 (GLIBC_2.4) 6 (GLIBC_2.4) │ │ │ │ + 2b4: 1 (*global*) 1 (*global*) c (LIBSWSCALE_8) 6 (GLIBC_2.4) │ │ │ │ + 2b8: 1 (*global*) 16 (libvorbisidec.so.1) 1 (*global*) 1 (*global*) │ │ │ │ + 2bc: 1 (*global*) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ + 2c0: 1 (*global*) 6 (GLIBC_2.4) 1 (*global*) 1 (*global*) │ │ │ │ + 2c4: 7 (PULSE_0) 6 (GLIBC_2.4) 1 (*global*) 1 (*global*) │ │ │ │ + 2c8: f (AA_1.4) 6 (GLIBC_2.4) 1 (*global*) 7 (PULSE_0) │ │ │ │ + 2cc: 6 (GLIBC_2.4) 1 (*global*) f (AA_1.4) 1 (*global*) │ │ │ │ + 2d0: 1 (*global*) 5 (ALSA_0.9) 7 (PULSE_0) 1 (*global*) │ │ │ │ + 2d4: 1 (*global*) 1 (*global*) e (GLIBC_2.7) 1 (*global*) │ │ │ │ + 2d8: 1 (*global*) 1 (*global*) 1c (ALSA_0.9.0rc8) 1 (*global*) │ │ │ │ + 2dc: 1 (*global*) 1 (*global*) d (LIBAVFORMAT_61) 1 (*global*) │ │ │ │ + 2e0: 1 (*global*) 4 (LIBAVUTIL_59) 11 (CDIO_CDDA_2) 1 (*global*) │ │ │ │ + 2e4: 1 (*global*) 1 (*global*) 4 (LIBAVUTIL_59) 1 (*global*) │ │ │ │ + 2e8: 6 (GLIBC_2.4) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ + 2ec: 1 (*global*) 16 (libvorbisidec.so.1) 1 (*global*) 1 (*global*) │ │ │ │ + 2f0: 6 (GLIBC_2.4) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ + 2f4: 1 (*global*) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ + 2f8: 1 (*global*) 5 (ALSA_0.9) 6 (GLIBC_2.4) 1 (*global*) │ │ │ │ + 2fc: 6 (GLIBC_2.4) 14 (LIBJPEG_6.2) 14 (LIBJPEG_6.2) 1 (*global*) │ │ │ │ + 300: 1 (*global*) 1 (*global*) 5 (ALSA_0.9) 1 (*global*) │ │ │ │ + 304: 1 (*global*) 15 (LIBAVCODEC_61) 5 (ALSA_0.9) 1 (*global*) │ │ │ │ + 308: 8 (GLIBC_2.4) d (LIBAVFORMAT_61) 1 (*global*) 15 (LIBAVCODEC_61) │ │ │ │ + 30c: 1 (*global*) 1 (*global*) 9 (LIBSWRESAMPLE_5) 1 (*global*) │ │ │ │ + 310: 1 (*global*) 6 (GLIBC_2.4) 1 (*global*) 6 (GLIBC_2.4) │ │ │ │ + 314: b (GLIBC_2.34) 7 (PULSE_0) 6 (GLIBC_2.4) 5 (ALSA_0.9) │ │ │ │ + 318: 4 (LIBAVUTIL_59) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ + 31c: 7 (PULSE_0) 1 (*global*) b (GLIBC_2.34) 1 (*global*) │ │ │ │ + 320: 1 (*global*) e (GLIBC_2.7) 1 (*global*) 1 (*global*) │ │ │ │ + 324: 1 (*global*) 10 (PNG16_0) 1 (*global*) 1 (*global*) │ │ │ │ + 328: 1 (*global*) 6 (GLIBC_2.4) 1 (*global*) 1 (*global*) │ │ │ │ + 32c: 1 (*global*) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ + 330: 1 (*global*) 1 (*global*) d (LIBAVFORMAT_61) b (GLIBC_2.34) │ │ │ │ + 334: 1 (*global*) 1 (*global*) 1 (*global*) 7 (PULSE_0) │ │ │ │ + 338: 5 (ALSA_0.9) 1 (*global*) 6 (GLIBC_2.4) 1 (*global*) │ │ │ │ + 33c: 7 (PULSE_0) 1 (*global*) 6 (GLIBC_2.4) 1 (*global*) │ │ │ │ + 340: 1 (*global*) 1 (*global*) 1 (*global*) 6 (GLIBC_2.4) │ │ │ │ + 344: 1 (*global*) 6 (GLIBC_2.4) 1 (*global*) 1 (*global*) │ │ │ │ + 348: c (LIBSWSCALE_8) 18 (CDIO_19) 1 (*global*) 13 (ALSA_0.9.0rc4) │ │ │ │ + 34c: 1 (*global*) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ + 350: 1 (*global*) 1 (*global*) 1 (*global*) 15 (LIBAVCODEC_61) │ │ │ │ + 354: 7 (PULSE_0) 6 (GLIBC_2.4) 1 (*global*) 1 (*global*) │ │ │ │ + 358: 4 (LIBAVUTIL_59) 6 (GLIBC_2.4) 1 (*global*) 1 (*global*) │ │ │ │ + 35c: 1 (*global*) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ + 360: 6 (GLIBC_2.4) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ + 364: 13 (ALSA_0.9.0rc4) 4 (LIBAVUTIL_59) 6 (GLIBC_2.4) 11 (CDIO_CDDA_2) │ │ │ │ + 368: 1 (*global*) 7 (PULSE_0) 1 (*global*) 1 (*global*) │ │ │ │ + 36c: 17 (LIBPOSTPROC_58) 5 (ALSA_0.9) 5 (ALSA_0.9) 1 (*global*) │ │ │ │ + 370: 4 (LIBAVUTIL_59) 5 (ALSA_0.9) 1 (*global*) 4 (LIBAVUTIL_59) │ │ │ │ + 374: 6 (GLIBC_2.4) 16 (libvorbisidec.so.1) 1 (*global*) 1 (*global*) │ │ │ │ + 378: 7 (PULSE_0) 1 (*global*) 1 (*global*) 18 (CDIO_19) │ │ │ │ + 37c: 1 (*global*) 1 (*global*) 1 (*global*) 4 (LIBAVUTIL_59) │ │ │ │ 380: 1 (*global*) 1 (*global*) 1 (*global*) 4 (LIBAVUTIL_59) │ │ │ │ - 384: 1 (*global*) 1 (*global*) 1 (*global*) 4 (LIBAVUTIL_59) │ │ │ │ - 388: 6 (GLIBC_2.4) 1 (*global*) 1 (*global*) 15 (LIBAVCODEC_61) │ │ │ │ - 38c: 15 (LIBAVCODEC_61) b (GLIBC_2.34) 1 (*global*) 6 (GLIBC_2.4) │ │ │ │ - 390: c (LIBSWSCALE_8) 4 (LIBAVUTIL_59) 1a (libtheoradec_1.0) 6 (GLIBC_2.4) │ │ │ │ - 394: 1 (*global*) 6 (GLIBC_2.4) 4 (LIBAVUTIL_59) 1 (*global*) │ │ │ │ - 398: 1 (*global*) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ - 39c: 1 (*global*) 4 (LIBAVUTIL_59) d (LIBAVFORMAT_61) 6 (GLIBC_2.4) │ │ │ │ - 3a0: 6 (GLIBC_2.4) 1 (*global*) 1 (*global*) f (AA_1.4) │ │ │ │ - 3a4: 1 (*global*) 1a (libtheoradec_1.0) 6 (GLIBC_2.4) 5 (ALSA_0.9) │ │ │ │ - 3a8: 1 (*global*) 1 (*global*) 6 (GLIBC_2.4) 1 (*global*) │ │ │ │ - 3ac: 1 (*global*) 1 (*global*) 1 (*global*) 6 (GLIBC_2.4) │ │ │ │ - 3b0: e (GLIBC_2.7) 1 (*global*) 4 (LIBAVUTIL_59) 1 (*global*) │ │ │ │ - 3b4: 1 (*global*) 1 (*global*) 4 (LIBAVUTIL_59) 1 (*global*) │ │ │ │ - 3b8: 1 (*global*) 1a (libtheoradec_1.0) 1 (*global*) 1 (*global*) │ │ │ │ - 3bc: 5 (ALSA_0.9) 1 (*global*) 15 (LIBAVCODEC_61) 1 (*global*) │ │ │ │ - 3c0: 1 (*global*) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ - 3c4: 1 (*global*) 1 (*global*) 15 (LIBAVCODEC_61) 6 (GLIBC_2.4) │ │ │ │ - 3c8: 1 (*global*) d (LIBAVFORMAT_61) 1 (*global*) 16 (libvorbisidec.so.1) │ │ │ │ - 3cc: 14 (LIBJPEG_6.2) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ - 3d0: 1 (*global*) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ - 3d4: 1 (*global*) 15 (LIBAVCODEC_61) 1 (*global*) 14 (LIBJPEG_6.2) │ │ │ │ - 3d8: 1 (*global*) d (LIBAVFORMAT_61) 1 (*global*) 5 (ALSA_0.9) │ │ │ │ - 3dc: 6 (GLIBC_2.4) 1 (*global*) 1 (*global*) 6 (GLIBC_2.4) │ │ │ │ - 3e0: 6 (GLIBC_2.4) 6 (GLIBC_2.4) 1 (*global*) 1 (*global*) │ │ │ │ - 3e4: 11 (CDIO_CDDA_2) 10 (PNG16_0) 1 (*global*) 1 (*global*) │ │ │ │ - 3e8: 1 (*global*) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ - 3ec: 14 (LIBJPEG_6.2) 1 (*global*) 6 (GLIBC_2.4) 1 (*global*) │ │ │ │ - 3f0: 1 (*global*) 1 (*global*) 1 (*global*) 6 (GLIBC_2.4) │ │ │ │ - 3f4: 1 (*global*) 6 (GLIBC_2.4) 1 (*global*) 6 (GLIBC_2.4) │ │ │ │ - 3f8: 1 (*global*) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ - 3fc: 1 (*global*) 5 (ALSA_0.9) 1 (*global*) 1 (*global*) │ │ │ │ - 400: d (LIBAVFORMAT_61) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ - 404: 1 (*global*) 1 (*global*) 1 (*global*) 14 (LIBJPEG_6.2) │ │ │ │ - 408: 1 (*global*) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ - 40c: 1 (*global*) 16 (libvorbisidec.so.1) 7 (PULSE_0) f (AA_1.4) │ │ │ │ - 410: 5 (ALSA_0.9) 1 (*global*) 1 (*global*) 6 (GLIBC_2.4) │ │ │ │ - 414: f (AA_1.4) 1 (*global*) 1 (*global*) 7 (PULSE_0) │ │ │ │ - 418: 9 (LIBSWRESAMPLE_5) 4 (LIBAVUTIL_59) 4 (LIBAVUTIL_59) 8 (GLIBC_2.4) │ │ │ │ - 41c: 1 (*global*) 6 (GLIBC_2.4) 1 (*global*) 11 (CDIO_CDDA_2) │ │ │ │ - 420: 1 (*global*) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ - 424: c (LIBSWSCALE_8) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ - 428: 15 (LIBAVCODEC_61) 4 (LIBAVUTIL_59) 1 (*global*) 4 (LIBAVUTIL_59) │ │ │ │ - 42c: 1a (libtheoradec_1.0) 1 (*global*) d (LIBAVFORMAT_61) 1 (*global*) │ │ │ │ - 430: 6 (GLIBC_2.4) 5 (ALSA_0.9) 1 (*global*) 6 (GLIBC_2.4) │ │ │ │ - 434: 1 (*global*) 13 (ALSA_0.9.0rc4) 1 (*global*) 1 (*global*) │ │ │ │ - 438: 6 (GLIBC_2.4) 7 (PULSE_0) 1 (*global*) 1 (*global*) │ │ │ │ - 43c: 4 (LIBAVUTIL_59) 1 (*global*) 1 (*global*) 15 (LIBAVCODEC_61) │ │ │ │ - 440: 17 (LIBPOSTPROC_58) 1 (*global*) 15 (LIBAVCODEC_61) 1 (*global*) │ │ │ │ - 444: 6 (GLIBC_2.4) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ - 448: 6 (GLIBC_2.4) 5 (ALSA_0.9) 7 (PULSE_0) 1 (*global*) │ │ │ │ - 44c: 15 (LIBAVCODEC_61) 1 (*global*) 11 (CDIO_CDDA_2) c (LIBSWSCALE_8) │ │ │ │ - 450: 6 (GLIBC_2.4) 4 (LIBAVUTIL_59) 1 (*global*) 8 (GLIBC_2.4) │ │ │ │ - 454: 16 (libvorbisidec.so.1) 5 (ALSA_0.9) 1 (*global*) 4 (LIBAVUTIL_59) │ │ │ │ - 458: 1 (*global*) b (GLIBC_2.34) 1 (*global*) 1 (*global*) │ │ │ │ - 45c: 1 (*global*) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ - 460: 1 (*global*) 6 (GLIBC_2.4) f (AA_1.4) 1 (*global*) │ │ │ │ - 464: 6 (GLIBC_2.4) 6 (GLIBC_2.4) 1 (*global*) 1 (*global*) │ │ │ │ - 468: 1 (*global*) 1 (*global*) 1 (*global*) 14 (LIBJPEG_6.2) │ │ │ │ - 46c: 1 (*global*) 1 (*global*) 1 (*global*) 16 (libvorbisidec.so.1) │ │ │ │ - 470: 1 (*global*) 6 (GLIBC_2.4) 10 (PNG16_0) 1 (*global*) │ │ │ │ - 474: 5 (ALSA_0.9) 15 (LIBAVCODEC_61) 1 (*global*) 1 (*global*) │ │ │ │ - 478: 1 (*global*) 1 (*global*) 18 (CDIO_19) 1 (*global*) │ │ │ │ - 47c: 1 (*global*) 6 (GLIBC_2.4) 1 (*global*) 4 (LIBAVUTIL_59) │ │ │ │ - 480: 1 (*global*) 1 (*global*) 12 (CDIO_PARANOIA_2) 6 (GLIBC_2.4) │ │ │ │ - 484: 1 (*global*) 1 (*global*) 1 (*global*) 1d (GLIBC_2.11) │ │ │ │ - 488: 12 (CDIO_PARANOIA_2) 7 (PULSE_0) 1 (*global*) 13 (ALSA_0.9.0rc4) │ │ │ │ - 48c: 1 (*global*) 4 (LIBAVUTIL_59) a (GLIBC_2.29) 1 (*global*) │ │ │ │ - 490: 1 (*global*) 1 (*global*) d (LIBAVFORMAT_61) 4 (LIBAVUTIL_59) │ │ │ │ - 494: 1 (*global*) 5 (ALSA_0.9) 6 (GLIBC_2.4) 1 (*global*) │ │ │ │ - 498: 1 (*global*) 1 (*global*) 1 (*global*) 6 (GLIBC_2.4) │ │ │ │ - 49c: 1 (*global*) 7 (PULSE_0) 7 (PULSE_0) 7 (PULSE_0) │ │ │ │ - 4a0: 15 (LIBAVCODEC_61) 1 (*global*) 1 (*global*) 6 (GLIBC_2.4) │ │ │ │ - 4a4: 6 (GLIBC_2.4) 1 (*global*) 1 (*global*) 1a (libtheoradec_1.0) │ │ │ │ - 4a8: 14 (LIBJPEG_6.2) 1 (*global*) 4 (LIBAVUTIL_59) 1 (*global*) │ │ │ │ - 4ac: 15 (LIBAVCODEC_61) 1 (*global*) 6 (GLIBC_2.4) 1 (*global*) │ │ │ │ - 4b0: 1 (*global*) 1 (*global*) 1 (*global*) 5 (ALSA_0.9) │ │ │ │ - 4b4: 1 (*global*) 1 (*global*) 16 (libvorbisidec.so.1) 1 (*global*) │ │ │ │ - 4b8: 6 (GLIBC_2.4) 5 (ALSA_0.9) 1 (*global*) 1 (*global*) │ │ │ │ - 4bc: 1 (*global*) 1 (*global*) 1 (*global*) 15 (LIBAVCODEC_61) │ │ │ │ - 4c0: 1 (*global*) 5 (ALSA_0.9) 1 (*global*) 1 (*global*) │ │ │ │ + 384: 6 (GLIBC_2.4) 1 (*global*) 1 (*global*) 15 (LIBAVCODEC_61) │ │ │ │ + 388: 15 (LIBAVCODEC_61) b (GLIBC_2.34) 1 (*global*) 6 (GLIBC_2.4) │ │ │ │ + 38c: c (LIBSWSCALE_8) 4 (LIBAVUTIL_59) 1a (libtheoradec_1.0) 6 (GLIBC_2.4) │ │ │ │ + 390: 1 (*global*) 6 (GLIBC_2.4) 4 (LIBAVUTIL_59) 1 (*global*) │ │ │ │ + 394: 1 (*global*) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ + 398: 1 (*global*) 4 (LIBAVUTIL_59) d (LIBAVFORMAT_61) 6 (GLIBC_2.4) │ │ │ │ + 39c: 6 (GLIBC_2.4) 1 (*global*) 1 (*global*) f (AA_1.4) │ │ │ │ + 3a0: 1 (*global*) 1a (libtheoradec_1.0) 6 (GLIBC_2.4) 5 (ALSA_0.9) │ │ │ │ + 3a4: 1 (*global*) 1 (*global*) 6 (GLIBC_2.4) 1 (*global*) │ │ │ │ + 3a8: 1 (*global*) 1 (*global*) 1 (*global*) 6 (GLIBC_2.4) │ │ │ │ + 3ac: e (GLIBC_2.7) 1 (*global*) 4 (LIBAVUTIL_59) 1 (*global*) │ │ │ │ + 3b0: 1 (*global*) 1 (*global*) 4 (LIBAVUTIL_59) 1 (*global*) │ │ │ │ + 3b4: 1 (*global*) 1a (libtheoradec_1.0) 1 (*global*) 1 (*global*) │ │ │ │ + 3b8: 5 (ALSA_0.9) 1 (*global*) 15 (LIBAVCODEC_61) 1 (*global*) │ │ │ │ + 3bc: 1 (*global*) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ + 3c0: 1 (*global*) 1 (*global*) 15 (LIBAVCODEC_61) 6 (GLIBC_2.4) │ │ │ │ + 3c4: 1 (*global*) d (LIBAVFORMAT_61) 1 (*global*) 16 (libvorbisidec.so.1) │ │ │ │ + 3c8: 14 (LIBJPEG_6.2) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ + 3cc: 1 (*global*) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ + 3d0: 1 (*global*) 15 (LIBAVCODEC_61) 1 (*global*) 14 (LIBJPEG_6.2) │ │ │ │ + 3d4: 1 (*global*) d (LIBAVFORMAT_61) 1 (*global*) 5 (ALSA_0.9) │ │ │ │ + 3d8: 6 (GLIBC_2.4) 1 (*global*) 1 (*global*) 6 (GLIBC_2.4) │ │ │ │ + 3dc: 6 (GLIBC_2.4) 6 (GLIBC_2.4) 1 (*global*) 1 (*global*) │ │ │ │ + 3e0: 11 (CDIO_CDDA_2) 10 (PNG16_0) 1 (*global*) 1 (*global*) │ │ │ │ + 3e4: 1 (*global*) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ + 3e8: 14 (LIBJPEG_6.2) 1 (*global*) 6 (GLIBC_2.4) 1 (*global*) │ │ │ │ + 3ec: 1 (*global*) 1 (*global*) 1 (*global*) 6 (GLIBC_2.4) │ │ │ │ + 3f0: 1 (*global*) 6 (GLIBC_2.4) 1 (*global*) 6 (GLIBC_2.4) │ │ │ │ + 3f4: 1 (*global*) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ + 3f8: 1 (*global*) 5 (ALSA_0.9) 1 (*global*) 1 (*global*) │ │ │ │ + 3fc: d (LIBAVFORMAT_61) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ + 400: 1 (*global*) 1 (*global*) 1 (*global*) 14 (LIBJPEG_6.2) │ │ │ │ + 404: 1 (*global*) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ + 408: 1 (*global*) 16 (libvorbisidec.so.1) 7 (PULSE_0) f (AA_1.4) │ │ │ │ + 40c: 5 (ALSA_0.9) 1 (*global*) 1 (*global*) 6 (GLIBC_2.4) │ │ │ │ + 410: f (AA_1.4) 1 (*global*) 1 (*global*) 7 (PULSE_0) │ │ │ │ + 414: 9 (LIBSWRESAMPLE_5) 4 (LIBAVUTIL_59) 4 (LIBAVUTIL_59) 8 (GLIBC_2.4) │ │ │ │ + 418: 1 (*global*) 6 (GLIBC_2.4) 1 (*global*) 11 (CDIO_CDDA_2) │ │ │ │ + 41c: 1 (*global*) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ + 420: c (LIBSWSCALE_8) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ + 424: 15 (LIBAVCODEC_61) 4 (LIBAVUTIL_59) 1 (*global*) 4 (LIBAVUTIL_59) │ │ │ │ + 428: 1a (libtheoradec_1.0) 1 (*global*) d (LIBAVFORMAT_61) 1 (*global*) │ │ │ │ + 42c: 6 (GLIBC_2.4) 5 (ALSA_0.9) 1 (*global*) 6 (GLIBC_2.4) │ │ │ │ + 430: 1 (*global*) 13 (ALSA_0.9.0rc4) 1 (*global*) 1 (*global*) │ │ │ │ + 434: 6 (GLIBC_2.4) 7 (PULSE_0) 1 (*global*) 1 (*global*) │ │ │ │ + 438: 4 (LIBAVUTIL_59) 1 (*global*) 1 (*global*) 15 (LIBAVCODEC_61) │ │ │ │ + 43c: 17 (LIBPOSTPROC_58) 1 (*global*) 15 (LIBAVCODEC_61) 1 (*global*) │ │ │ │ + 440: 6 (GLIBC_2.4) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ + 444: 6 (GLIBC_2.4) 5 (ALSA_0.9) 7 (PULSE_0) 1 (*global*) │ │ │ │ + 448: 15 (LIBAVCODEC_61) 1 (*global*) 11 (CDIO_CDDA_2) c (LIBSWSCALE_8) │ │ │ │ + 44c: 6 (GLIBC_2.4) 4 (LIBAVUTIL_59) 1 (*global*) 16 (libvorbisidec.so.1) │ │ │ │ + 450: 5 (ALSA_0.9) 1 (*global*) 4 (LIBAVUTIL_59) 1 (*global*) │ │ │ │ + 454: b (GLIBC_2.34) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ + 458: 1 (*global*) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ + 45c: 6 (GLIBC_2.4) f (AA_1.4) 1 (*global*) 6 (GLIBC_2.4) │ │ │ │ + 460: 6 (GLIBC_2.4) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ + 464: 1 (*global*) 1 (*global*) 14 (LIBJPEG_6.2) 1 (*global*) │ │ │ │ + 468: 1 (*global*) 1 (*global*) 16 (libvorbisidec.so.1) 1 (*global*) │ │ │ │ + 46c: 6 (GLIBC_2.4) 10 (PNG16_0) 1 (*global*) 5 (ALSA_0.9) │ │ │ │ + 470: 15 (LIBAVCODEC_61) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ + 474: 1 (*global*) 18 (CDIO_19) 1 (*global*) 1 (*global*) │ │ │ │ + 478: 6 (GLIBC_2.4) 1 (*global*) 4 (LIBAVUTIL_59) 1 (*global*) │ │ │ │ + 47c: 1 (*global*) 12 (CDIO_PARANOIA_2) 6 (GLIBC_2.4) 1 (*global*) │ │ │ │ + 480: 1 (*global*) 1 (*global*) 1d (GLIBC_2.11) 12 (CDIO_PARANOIA_2) │ │ │ │ + 484: 7 (PULSE_0) 1 (*global*) 13 (ALSA_0.9.0rc4) 1 (*global*) │ │ │ │ + 488: 4 (LIBAVUTIL_59) a (GLIBC_2.29) 1 (*global*) 1 (*global*) │ │ │ │ + 48c: 1 (*global*) d (LIBAVFORMAT_61) 4 (LIBAVUTIL_59) 1 (*global*) │ │ │ │ + 490: 5 (ALSA_0.9) 6 (GLIBC_2.4) 1 (*global*) 1 (*global*) │ │ │ │ + 494: 1 (*global*) 1 (*global*) 6 (GLIBC_2.4) 1 (*global*) │ │ │ │ + 498: 7 (PULSE_0) 7 (PULSE_0) 7 (PULSE_0) 15 (LIBAVCODEC_61) │ │ │ │ + 49c: 1 (*global*) 1 (*global*) 6 (GLIBC_2.4) 6 (GLIBC_2.4) │ │ │ │ + 4a0: 1 (*global*) 1 (*global*) 1a (libtheoradec_1.0) 14 (LIBJPEG_6.2) │ │ │ │ + 4a4: 1 (*global*) 4 (LIBAVUTIL_59) 1 (*global*) 15 (LIBAVCODEC_61) │ │ │ │ + 4a8: 1 (*global*) 6 (GLIBC_2.4) 1 (*global*) 1 (*global*) │ │ │ │ + 4ac: 1 (*global*) 1 (*global*) 5 (ALSA_0.9) 1 (*global*) │ │ │ │ + 4b0: 1 (*global*) 16 (libvorbisidec.so.1) 1 (*global*) 6 (GLIBC_2.4) │ │ │ │ + 4b4: 5 (ALSA_0.9) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ + 4b8: 1 (*global*) 1 (*global*) 15 (LIBAVCODEC_61) 1 (*global*) │ │ │ │ + 4bc: 5 (ALSA_0.9) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ + 4c0: 1 (*global*) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ 4c4: 1 (*global*) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ 4c8: 1 (*global*) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ - 4cc: 1 (*global*) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ - 4d0: 1 (*global*) 6 (GLIBC_2.4) 1 (*global*) 1 (*global*) │ │ │ │ - 4d4: 11 (CDIO_CDDA_2) f (AA_1.4) 1 (*global*) 1 (*global*) │ │ │ │ - 4d8: 1 (*global*) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ - 4dc: 1 (*global*) 1 (*global*) 5 (ALSA_0.9) d (LIBAVFORMAT_61) │ │ │ │ - 4e0: 1 (*global*) 8 (GLIBC_2.4) 1 (*global*) 1 (*global*) │ │ │ │ - 4e4: 6 (GLIBC_2.4) 1 (*global*) b (GLIBC_2.34) d (LIBAVFORMAT_61) │ │ │ │ - 4e8: 1 (*global*) 1 (*global*) 1 (*global*) 7 (PULSE_0) │ │ │ │ - 4ec: 4 (LIBAVUTIL_59) 5 (ALSA_0.9) 1 (*global*) 5 (ALSA_0.9) │ │ │ │ - 4f0: 1 (*global*) 1 (*global*) 5 (ALSA_0.9) 1 (*global*) │ │ │ │ - 4f4: 16 (libvorbisidec.so.1) 5 (ALSA_0.9) 1 (*global*) 1 (*global*) │ │ │ │ - 4f8: 1 (*global*) 1 (*global*) 1 (*global*) c (LIBSWSCALE_8) │ │ │ │ - 4fc: 1 (*global*) 1 (*global*) 5 (ALSA_0.9) d (LIBAVFORMAT_61) │ │ │ │ - 500: 1 (*global*) 6 (GLIBC_2.4) 1 (*global*) 8 (GLIBC_2.4) │ │ │ │ - 504: 1 (*global*) 5 (ALSA_0.9) 1 (*global*) 1 (*global*) │ │ │ │ - 508: 1 (*global*) 6 (GLIBC_2.4) 1a (libtheoradec_1.0) f (AA_1.4) │ │ │ │ - 50c: 1 (*global*) 1 (*global*) 1 (*global*) 6 (GLIBC_2.4) │ │ │ │ - 510: c (LIBSWSCALE_8) 6 (GLIBC_2.4) d (LIBAVFORMAT_61) 1 (*global*) │ │ │ │ - 514: 1 (*global*) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ - 518: 1 (*global*) 5 (ALSA_0.9) 6 (GLIBC_2.4) 1 (*global*) │ │ │ │ - 51c: 1 (*global*) 1 (*global*) 1e (GLIBC_2.4) 7 (PULSE_0) │ │ │ │ - 520: 6 (GLIBC_2.4) 1 (*global*) 1 (*global*) d (LIBAVFORMAT_61) │ │ │ │ - 524: 1 (*global*) 15 (LIBAVCODEC_61) b (GLIBC_2.34) 1 (*global*) │ │ │ │ - 528: 1 (*global*) 1 (*global*) 6 (GLIBC_2.4) 15 (LIBAVCODEC_61) │ │ │ │ - 52c: 1 (*global*) 6 (GLIBC_2.4) 1 (*global*) 4 (LIBAVUTIL_59) │ │ │ │ - 530: 1 (*global*) 1 (*global*) 1 (*global*) 5 (ALSA_0.9) │ │ │ │ - 534: 7 (PULSE_0) 7 (PULSE_0) 1 (*global*) 1 (*global*) │ │ │ │ - 538: 1 (*global*) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ - 53c: 1 (*global*) 1 (*global*) 1 (*global*) 11 (CDIO_CDDA_2) │ │ │ │ - 540: 1 (*global*) 1 (*global*) c (LIBSWSCALE_8) 1 (*global*) │ │ │ │ - 544: 1 (*global*) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ - 548: 1 (*global*) 17 (LIBPOSTPROC_58) 4 (LIBAVUTIL_59) 1 (*global*) │ │ │ │ - 54c: b (GLIBC_2.34) 1 (*global*) f (AA_1.4) 1 (*global*) │ │ │ │ - 550: 4 (LIBAVUTIL_59) 1 (*global*) b (GLIBC_2.34) 1 (*global*) │ │ │ │ - 554: 1 (*global*) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ - 558: 6 (GLIBC_2.4) 1 (*global*) 1 (*global*) 5 (ALSA_0.9) │ │ │ │ - 55c: 1 (*global*) 1 (*global*) 6 (GLIBC_2.4) 1 (*global*) │ │ │ │ - 560: 1 (*global*) 1 (*global*) 1 (*global*) 6 (GLIBC_2.4) │ │ │ │ - 564: d (LIBAVFORMAT_61) 7 (PULSE_0) 1 (*global*) 6 (GLIBC_2.4) │ │ │ │ - 568: 1 (*global*) 1 (*global*) 6 (GLIBC_2.4) 1 (*global*) │ │ │ │ - 56c: 1 (*global*) 6 (GLIBC_2.4) 12 (CDIO_PARANOIA_2) 1 (*global*) │ │ │ │ - 570: 1 (*global*) 4 (LIBAVUTIL_59) 1 (*global*) 1 (*global*) │ │ │ │ - 574: 18 (CDIO_19) 1 (*global*) 5 (ALSA_0.9) 6 (GLIBC_2.4) │ │ │ │ - 578: 6 (GLIBC_2.4) 19 (SMBCLIENT_0.1.0) 5 (ALSA_0.9) 15 (LIBAVCODEC_61) │ │ │ │ - 57c: 6 (GLIBC_2.4) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ - 580: 1 (*global*) 1 (*global*) 14 (LIBJPEG_6.2) 1 (*global*) │ │ │ │ - 584: 6 (GLIBC_2.4) 1 (*global*) 1 (*global*) 2 (MPLAYER_1) │ │ │ │ - 588: 2 (MPLAYER_1) │ │ │ │ + 4cc: 6 (GLIBC_2.4) 1 (*global*) 1 (*global*) 11 (CDIO_CDDA_2) │ │ │ │ + 4d0: f (AA_1.4) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ + 4d4: 1 (*global*) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ + 4d8: 1 (*global*) 5 (ALSA_0.9) d (LIBAVFORMAT_61) 1 (*global*) │ │ │ │ + 4dc: 8 (GLIBC_2.4) 1 (*global*) 1 (*global*) 6 (GLIBC_2.4) │ │ │ │ + 4e0: 1 (*global*) b (GLIBC_2.34) d (LIBAVFORMAT_61) 1 (*global*) │ │ │ │ + 4e4: 1 (*global*) 1 (*global*) 7 (PULSE_0) 4 (LIBAVUTIL_59) │ │ │ │ + 4e8: 5 (ALSA_0.9) 1 (*global*) 5 (ALSA_0.9) 1 (*global*) │ │ │ │ + 4ec: 1 (*global*) 5 (ALSA_0.9) 1 (*global*) 16 (libvorbisidec.so.1) │ │ │ │ + 4f0: 5 (ALSA_0.9) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ + 4f4: 1 (*global*) 1 (*global*) c (LIBSWSCALE_8) 1 (*global*) │ │ │ │ + 4f8: 1 (*global*) 5 (ALSA_0.9) d (LIBAVFORMAT_61) 1 (*global*) │ │ │ │ + 4fc: 6 (GLIBC_2.4) 1 (*global*) 8 (GLIBC_2.4) 1 (*global*) │ │ │ │ + 500: 5 (ALSA_0.9) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ + 504: 6 (GLIBC_2.4) 1a (libtheoradec_1.0) f (AA_1.4) 1 (*global*) │ │ │ │ + 508: 1 (*global*) 1 (*global*) 6 (GLIBC_2.4) c (LIBSWSCALE_8) │ │ │ │ + 50c: 6 (GLIBC_2.4) d (LIBAVFORMAT_61) 1 (*global*) 1 (*global*) │ │ │ │ + 510: 1 (*global*) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ + 514: 5 (ALSA_0.9) 6 (GLIBC_2.4) 1 (*global*) 1 (*global*) │ │ │ │ + 518: 1 (*global*) 1e (GLIBC_2.4) 7 (PULSE_0) 6 (GLIBC_2.4) │ │ │ │ + 51c: 1 (*global*) 1 (*global*) d (LIBAVFORMAT_61) 1 (*global*) │ │ │ │ + 520: 15 (LIBAVCODEC_61) b (GLIBC_2.34) 1 (*global*) 1 (*global*) │ │ │ │ + 524: 1 (*global*) 6 (GLIBC_2.4) 15 (LIBAVCODEC_61) 1 (*global*) │ │ │ │ + 528: 6 (GLIBC_2.4) 1 (*global*) 4 (LIBAVUTIL_59) 1 (*global*) │ │ │ │ + 52c: 1 (*global*) 1 (*global*) 5 (ALSA_0.9) 7 (PULSE_0) │ │ │ │ + 530: 7 (PULSE_0) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ + 534: 1 (*global*) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ + 538: 1 (*global*) 1 (*global*) 11 (CDIO_CDDA_2) 1 (*global*) │ │ │ │ + 53c: 1 (*global*) c (LIBSWSCALE_8) 1 (*global*) 1 (*global*) │ │ │ │ + 540: 1 (*global*) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ + 544: 17 (LIBPOSTPROC_58) 4 (LIBAVUTIL_59) 1 (*global*) b (GLIBC_2.34) │ │ │ │ + 548: 1 (*global*) f (AA_1.4) 1 (*global*) 4 (LIBAVUTIL_59) │ │ │ │ + 54c: 1 (*global*) b (GLIBC_2.34) 1 (*global*) 1 (*global*) │ │ │ │ + 550: 1 (*global*) 1 (*global*) 1 (*global*) 6 (GLIBC_2.4) │ │ │ │ + 554: 1 (*global*) 1 (*global*) 5 (ALSA_0.9) 1 (*global*) │ │ │ │ + 558: 1 (*global*) 6 (GLIBC_2.4) 1 (*global*) 1 (*global*) │ │ │ │ + 55c: 1 (*global*) 1 (*global*) 6 (GLIBC_2.4) d (LIBAVFORMAT_61) │ │ │ │ + 560: 7 (PULSE_0) 1 (*global*) 6 (GLIBC_2.4) 1 (*global*) │ │ │ │ + 564: 1 (*global*) 6 (GLIBC_2.4) 1 (*global*) 1 (*global*) │ │ │ │ + 568: 6 (GLIBC_2.4) 12 (CDIO_PARANOIA_2) 1 (*global*) 1 (*global*) │ │ │ │ + 56c: 4 (LIBAVUTIL_59) 1 (*global*) 1 (*global*) 18 (CDIO_19) │ │ │ │ + 570: 1 (*global*) 5 (ALSA_0.9) 6 (GLIBC_2.4) 6 (GLIBC_2.4) │ │ │ │ + 574: 19 (SMBCLIENT_0.1.0) 5 (ALSA_0.9) 15 (LIBAVCODEC_61) 6 (GLIBC_2.4) │ │ │ │ + 578: 1 (*global*) 1 (*global*) 1 (*global*) 1 (*global*) │ │ │ │ + 57c: 1 (*global*) 14 (LIBJPEG_6.2) 1 (*global*) 6 (GLIBC_2.4) │ │ │ │ + 580: 1 (*global*) 1 (*global*) 2 (MPLAYER_1) 2 (MPLAYER_1) │ │ │ │ │ │ │ │ Version definition section '.gnu.version_d' contains 2 entries: │ │ │ │ - Addr: 0x000000000000c904 Offset: 0x0000c904 Link: 5 (.dynstr) │ │ │ │ + Addr: 0x000000000000c894 Offset: 0x0000c894 Link: 5 (.dynstr) │ │ │ │ 000000: Rev: 1 Flags: BASE Index: 1 Cnt: 1 Name: mplayer │ │ │ │ 0x001c: Rev: 1 Flags: none Index: 2 Cnt: 1 Name: MPLAYER_1 │ │ │ │ │ │ │ │ Version needs section '.gnu.version_r' contains 21 entries: │ │ │ │ - Addr: 0x000000000000c93c Offset: 0x0000c93c Link: 5 (.dynstr) │ │ │ │ + Addr: 0x000000000000c8cc Offset: 0x0000c8cc Link: 5 (.dynstr) │ │ │ │ 000000: Version: 1 File: ld-linux-armhf.so.3 Cnt: 1 │ │ │ │ 0x0010: Name: GLIBC_2.4 Flags: none Version: 30 │ │ │ │ 0x0020: Version: 1 File: libtheoradec.so.1 Cnt: 1 │ │ │ │ 0x0030: Name: libtheoradec_1.0 Flags: none Version: 26 │ │ │ │ 0x0040: Version: 1 File: libsmbclient.so.0 Cnt: 1 │ │ │ │ 0x0050: Name: SMBCLIENT_0.1.0 Flags: none Version: 25 │ │ │ │ 0x0060: Version: 1 File: libcdio.so.19 Cnt: 1 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -1344,197 +1344,16 @@ │ │ │ │ ALSA_0.9.0rc8 │ │ │ │ ALSA_0.9.0rc4 │ │ │ │ ALSA_0.9 │ │ │ │ LIBAVUTIL_59 │ │ │ │ NCURSES6_TINFO_5.0.19991023 │ │ │ │ MbP?X94< │ │ │ │ H KxD J{D │ │ │ │ -RIFFWAVEfmt data │ │ │ │ - RGBI420 │ │ │ │ -IYUVYV12 │ │ │ │ -RGBYUY2UYVY │ │ │ │ -BGRUYVY$1 │ │ │ │ -UYVYYUY2 │ │ │ │ -420QY800YUY2@BGRUYVY20 │ │ │ │ -Y8 Y800 │ │ │ │ -YUY2UYVY │ │ │ │ -RGBYUY2UYVY │ │ │ │ - RGBYV12 │ │ │ │ -RGBYUY2UYVY │ │ │ │ -YVYUI420 │ │ │ │ - BGRI420 │ │ │ │ - RGBYV12 │ │ │ │ -YV12I420 │ │ │ │ -YV12I420 │ │ │ │ -YUY2IYUV RGB │ │ │ │ -IYUVVUUU │ │ │ │ -RGBYUY2UYVY │ │ │ │ -RGBYV12I420( │ │ │ │ -RGBYUY2UYVY │ │ │ │ -YV12I420IYUV │ │ │ │ -YV12I420 │ │ │ │ -ile-desc │ │ │ │ -23niin2423lftwosraw FL32 │ │ │ │ -*RBGIYC1 │ │ │ │ -YVYU420T< │ │ │ │ -444A0RGB │ │ │ │ -INRZcyuvx │ │ │ │ -PIF09422A444A │ │ │ │ -420AI420Y800422 │ │ │ │ -YVU9IYUVNV12 │ │ │ │ -SEPMINRZTIRZ │ │ │ │ -YUY2 61YR044 │ │ │ │ -2Y420UNV12422AIYUVI420444S422U420T │ │ │ │ -444QU044 │ │ │ │ -yuv2YUY2 │ │ │ │ -yuv2NV12NV21 │ │ │ │ -RGB RGB0 │ │ │ │ -YV12I420IYUV │ │ │ │ -RGB RGB BGR │ │ │ │ - RGBI420 │ │ │ │ -YVU9IYUV$ │ │ │ │ -IF09Y800422PCLPLYVU9NV12444PIYUV, │ │ │ │ -411P444PIYUV422PI420 │ │ │ │ -YVU9I420YV12P │ │ │ │ -411PIYUV │ │ │ │ -YV12I420 │ │ │ │ -411P444PIYUV422PI420 │ │ │ │ -YV12I420 │ │ │ │ - BGR RGB │ │ │ │ -BGRIUYVIF09 │ │ │ │ -YV12I420 │ │ │ │ -IF09Y800422PCLPLYVU9444PIYUVNV12 │ │ │ │ -YVU9I420YV12444PIYUV │ │ │ │ -IYUVIF09YV12 │ │ │ │ -422PI420444PIYUV │ │ │ │ -YVU9I420YV12 │ │ │ │ -411PIYUV │ │ │ │ -IF09Y800422PCLPLYVU9NV12444PIYUV │ │ │ │ -YV12I420YUY2 │ │ │ │ -411P444PIYUV422PI420 │ │ │ │ -CLPLI420444PIYUVYVU9 │ │ │ │ -YV12I420YUY2 │ │ │ │ -YV12I420 │ │ │ │ -YV12I420 │ │ │ │ -YVU9I420422PCLPL444PIYUVYV12 │ │ │ │ -RGB RGB BGR │ │ │ │ -411P444PIYUV422PI420 │ │ │ │ -YVU9I420422PCLPL444PIYUVYV12 │ │ │ │ -YV12I420 │ │ │ │ -BGRYV12444PIYUV │ │ │ │ -411P444PIYUV422PI420 │ │ │ │ -411P422PYVU9I420 │ │ │ │ -RGBYUY2I420 │ │ │ │ -411P444PIYUV422PI420 │ │ │ │ -411P422PYVU9I420 │ │ │ │ -411P444PIYUV422PI420 │ │ │ │ -YV12I420 │ │ │ │ - RGBI420 BGR │ │ │ │ -IF09422P │ │ │ │ -YV12I420, │ │ │ │ -YV12I420 │ │ │ │ -YV12I420IYUV │ │ │ │ -I420YV12 │ │ │ │ -YV12I420$ │ │ │ │ -YVU9IF09YV12 │ │ │ │ -ICOPITCHISRC │ │ │ │ -INAMIDPI\ │ │ │ │ -dmlhavihIKEYH │ │ │ │ -ISRFRIFF │ │ │ │ -vidsauds │ │ │ │ -div5div4 │ │ │ │ -DIVXdiv6 │ │ │ │ -ec-3TRHDMP4AfLaC │ │ │ │ -DTS .mp2dts .mp1 │ │ │ │ -PLAMEMP4L,P │ │ │ │ -dtsbdtsc │ │ │ │ -gniXofnI( │ │ │ │ -LISTRIFF │ │ │ │ -RIFFON2 │ │ │ │ -cook28_8atrcsipr │ │ │ │ -cook28_8atrc| │ │ │ │ -fLaCWVPKTRHD │ │ │ │ -avc1field263avcC │ │ │ │ -leifmjht │ │ │ │ -twossowt,~ │ │ │ │ -tadmtonppiks │ │ │ │ -pytfTCIP │ │ │ │ -armrknuj │ │ │ │ - A4M14pm P4M │ │ │ │ -dhmnzsts │ │ │ │ -rldh46ocL │ │ │ │ -dhktatdu │ │ │ │ -yv12I420 │ │ │ │ -voomkart │ │ │ │ -tx3gmp4stext │ │ │ │ -Qclp23lfalac │ │ │ │ -in24fl64enda │ │ │ │ -sVSNfVSN │ │ │ │ -NV12Y800XL" │ │ │ │ -Int4sipr │ │ │ │ -sipr14_4 │ │ │ │ -DATAMDPRCONT │ │ │ │ -raacsipr │ │ │ │ -RV10RV13 │ │ │ │ -MP4AgenrInt4 │ │ │ │ -HEND_SND_TXT │ │ │ │ -MP4LMP4A │ │ │ │ -WVC1HEVC │ │ │ │ -MP4Aavc1l │ │ │ │ -WVC1HEVC │ │ │ │ -WVC1BSSDdrac │ │ │ │ -dracBPCMHEVCMP4LMP4A │ │ │ │ -BPCMMP4AMP4LTRHDBSSD │ │ │ │ -avc1WVC1HEVC │ │ │ │ -COMMDATA\C │ │ │ │ -NAMEAUTHCOMT(c) FILEALBMYEARTRACENCD │ │ │ │ -WVC1HEVCDVR │ │ │ │ -YUV4MPEG │ │ │ │ -0020VMDH │ │ │ │ -INDEPREG │ │ │ │ -YVYUI420IYUV │ │ │ │ -[JRTDialFORM8 │ │ │ │ -ogue: MaAT=T │ │ │ │ -QAM_VSB_8VSB16VS\ │ │ │ │ -WIDTH_6_Y_2 │ │ │ │ -MAC3MAC6@ │ │ │ │ -YV12I420 │ │ │ │ -SVQ3MJPGRV40RV13 │ │ │ │ -YV12I420SEPM │ │ │ │ - RGBYV12IF09 │ │ │ │ -BGRIYUV BGR │ │ │ │ -YUY2IYUVI420 │ │ │ │ +p@333333 │ │ │ │ Y@ffffff │ │ │ │ -422PYV12 │ │ │ │ -422PYV12 │ │ │ │ -cleabase │ │ │ │ -ANPATAD.RMF │ │ │ │ -PROPMDPR │ │ │ │ -.RMFFMR.CONTDATAATADMDPRRPDMPROPPORP │ │ │ │ -DATAATADMDPR.RMF │ │ │ │ -456789:;h< │ │ │ │ -422PI420444PIYUV │ │ │ │ - RGBYV12I420 │ │ │ │ -YUV9RGB3 │ │ │ │ -BGRYUYVRGBO │ │ │ │ -RGB BGRI420GREYY800YUY2 RGB │ │ │ │ -BGR4HI24Y41PGREYYUYVRGBQNV12RGBRYYUVRGBO │ │ │ │ -WNVABGR3 │ │ │ │ -RGBQY41P │ │ │ │ -YUYVRGBRYYUV4 │ │ │ │ - RGBYV12I420 │ │ │ │ -BGR4BGR3RGBORGBP │ │ │ │ - BGRRGB40 │ │ │ │ -YUY2IF09 │ │ │ │ -RGB3YUYV8V, │ │ │ │ -YUY2MJPGUYVYI420 │ │ │ │ -RGBYVU9I420 │ │ │ │ - RGBIYUV │ │ │ │ -YVYUIYUV0 │ │ │ │ -YUY2I420X+ │ │ │ │ Selected program contains no audio or video streams! │ │ │ │ switch_audio │ │ │ │ switch_video │ │ │ │ disabled │ │ │ │ ID_VIDEO_TRACK=%d │ │ │ │ %d channels │ │ │ │ Deinterlace: %s │ │ │ │ @@ -9878,15 +9697,15 @@ │ │ │ │ shmem: %lld bytes allocated using mmap /dev/zero (%p) │ │ │ │ shmem: shmat() failed: %s │ │ │ │ shmem: shmctl() failed: %s │ │ │ │ shmem: %lld bytes allocated using SHM (%p) │ │ │ │ FATAL: Cannot allocate %lld bytes of shared memory :( │ │ │ │ munmap failed on %p %lld bytes: %s │ │ │ │ shmfree: shmdt() failed: %s │ │ │ │ -NNNNNNNNpNNNmNjNNNU │ │ │ │ +UUUUUUUUwUUUtUqUUU\ │ │ │ │ add_vob_subtitle │ │ │ │ Usage: mplayer [options] [url|path/]filename │ │ │ │ Basic options: (complete list in the man page) │ │ │ │ -vo select video output driver ('-vo help' for a list) │ │ │ │ -ao select audio output driver ('-ao help' for a list) │ │ │ │ vcd:// play (S)VCD (Super Video CD) track (raw device, no mount) │ │ │ │ dvd:// play DVD title from device instead of plain file │ │ │ │ @@ -10096,16 +9915,14 @@ │ │ │ │ set_property │ │ │ │ get_property │ │ │ │ step_property │ │ │ │ seek_chapter │ │ │ │ set_mouse_pos │ │ │ │ af_switch │ │ │ │ af_cmdline │ │ │ │ - $) │ │ │ │ -< 2 , │ │ │ │ uniform mat4 matrix; │ │ │ │ attribute vec4 vPos; │ │ │ │ attribute vec2 tca, tca2, tca3; │ │ │ │ varying vec2 tcv, tcv2, tcv3; │ │ │ │ void main() { │ │ │ │ #ifdef GL_ES │ │ │ │ gl_Position = matrix * vPos; │ │ │ │ @@ -10340,15 +10157,15 @@ │ │ │ │ ADD rand.r, rand.r, coord.y; │ │ │ │ TEX rand.r, rand.r, texture[%c], 1D; │ │ │ │ MAD res.rgb, rand.rrrr, {%e, %e, %e}, res; │ │ │ │ vo_x11_ewmh_fullscreen │ │ │ │ gui.conf │ │ │ │ gui.history │ │ │ │ gui.gain │ │ │ │ -$*06DJPV │ │ │ │ UYQHVXSnXZV|Z]X|VXSnUYQHUUU │ │ │ │ ${chapter_name} │ │ │ │ ${start} │ │ │ │ $EGGGGF# │ │ │ │ ,GGGHGGGA │ │ │ │ GGGGGGGG/ │ │ │ │ !n}U6@oP │ │ │ │ @@ -10391,14 +10208,15 @@ │ │ │ │ .LLLLLK6 │ │ │ │ Fa`ajliaaaF │ │ │ │ 0dddddd_. │ │ │ │ &&&%%%%&&% │ │ │ │ .-/fx>.-+ │ │ │ │ ){{{{{{{{{w │ │ │ │ ----.-...+ │ │ │ │ +/#########-+)'1 │ │ │ │ -vo vdpau command line help: │ │ │ │ Example: mplayer -vo vdpau:deint=2 │ │ │ │ Options: │ │ │ │ deint (all modes > 0 respect -field-dominance) │ │ │ │ 0: no deinterlacing │ │ │ │ 1: only show first field │ │ │ │ 2: bob deinterlacing │ │ │ │ @@ -12434,58 +12252,57 @@ │ │ │ │ play_tree_parser_get_line │ │ │ │ play_tree_parser_free │ │ │ │ play_tree_parser_get_play_tree │ │ │ │ parse_playtree │ │ │ │ subopt_parse │ │ │ │ >|2 ?^+C │ │ │ │ |}|y|u|q|m|i|e|a|]|Y|U|Q|M|I|E|A|>|<|:|8|6|4|2|0|.|,|*|(|&|$|"| │ │ │ │ -<<,N,,KH,,,,,,,,,Efilter_n_bytes │ │ │ │ +>>-P--MJ---------Gfilter_n_bytes │ │ │ │ YV12IYUVI420UYVYYUY2 │ │ │ │ vf_get_image │ │ │ │ Y800Y8 │ │ │ │ BGRYVU9411PYV12I420IYUV422P444PYUY2 │ │ │ │ BGR RGB BGR │ │ │ │ put_image │ │ │ │ YV12I420IYUV │ │ │ │ -HGGTNGGGGGGG`GGGGGGGZ988E?8888888Q8888888K │ │ │ │ YV12I420IYUV │ │ │ │ put_image │ │ │ │ put_image │ │ │ │ getSubSampleFactors │ │ │ │ 444P444QQ444444TT444444UU444444RR444444SS444422P422QQ224422TT224422UU224422RR224422SS224YV12I420420QQ024420TT024420UU024420RR024420SS024440UU044440RR044420A422A444AIYUVYVU9IF09411PNV12NV21YUY2UYVY440P RGB BGR │ │ │ │ BGRY800Y8 │ │ │ │ 2YY16 61Y │ │ │ │ YUY2UYVYYUY2422PUYVYYUY2UYVY422P422PYUY2422PUYVY │ │ │ │ put_image │ │ │ │ getSubSampleFactors │ │ │ │ -NNNNNNNNNNNN │ │ │ │ +JJJJJJJJJJJJ │ │ │ │ put_image │ │ │ │ YV12I420IYUV │ │ │ │ 0123456789abcdefghijklmnopqrstuvwxyzABCDEFGHIJKLMNOPQRSTUVWXYZ_ │ │ │ │ 2 F!\#J&U(8*W+A-;0O1]3Y7_=LCSMPqg │ │ │ │ wwwwffffUUUUDDDD3333"""" │ │ │ │ ~~~~}}}}||||{{{{zzzzyyyyxxxxwwwwvvvvuuuuttttssssrrrrqqqqppppoooonnnnmmmmllllkkkkjjjjiiiihhhhggggffffeeeeddddccccbbbbaaaa````____^^^^]]]]\\\\[[[[ZZZZYYYYXXXXWWWWVVVVUUUUTTTTSSSSRRRRQQQQPPPPOOOONNNNMMMMLLLLKKKKJJJJIIIIHHHHGGGGFFFFEEEEDDDDCCCCBBBBAAAA@@@@????>>>>====<<<<;;;;::::9999888877776666555544443333222211110000////....----,,,,++++****))))((((''''&&&&%%%%$$$$####""""!!!! │ │ │ │ 2 F!\#J&U(8*W+A-;0O1]3Y7_=LCSMP- │ │ │ │ 2 F!\#J&U(8*W+A-;0O1]3Y7_=LCSMP │ │ │ │ -.2B6:>&* │ │ │ │ +16J;@E', │ │ │ │ 8fibXVS88raw │ │ │ │ - < - - B^ E │ │ │ │ + 8 ) ) ;[ B │ │ │ │ !"nanosleep() │ │ │ │ stream_write_buffer │ │ │ │ x/mnt/bd │ │ │ │ %s/AACS/Unit_Key_RO.inf │ │ │ │ %s/BDMV/STREAM/%05d.m2ts │ │ │ │ %s/BDMV/CLIPINF/%05d.clpi │ │ │ │ ->^^^^^^^^^>^^^^^^^^^ │ │ │ │ -^^^^^^^^^1 │ │ │ │ -^^^^^^^^^ │ │ │ │ -^^^^^^^^^\^^^^^^^^^ │ │ │ │ -222222222 │ │ │ │ -222222222,222222222. │ │ │ │ -ea"^***********************************T***J │ │ │ │ +6bbbbbbbbb6bbbbbbbbb │ │ │ │ +bbbbbbbbb+ │ │ │ │ +ggggggggg │ │ │ │ +gggggggggeggggggggg │ │ │ │ +>>>>>>>>> │ │ │ │ +>>>>>>>>>8>>>>>>>>>: │ │ │ │ +wnec11111111111111111111111111111111111X111' │ │ │ │ ffmpeg:// │ │ │ │ %!PS-AdobeFont-1.0: OSD 1.00 │ │ │ │ %%CreationDate: Sun Jul 22 12:38:28 2001 │ │ │ │ %%EndComments │ │ │ │ 12 dict begin │ │ │ │ /FontInfo 9 dict dup begin │ │ │ │ /version (Version 1.00) readonly def │ │ │ │ @@ -12776,15 +12593,16 @@ │ │ │ │ 422P444P │ │ │ │ \\192.168.0.1\TCP\1037 │ │ │ │ 0990f6b4508b51e801bd6da011ad7b56 │ │ │ │ [15/06/1999:22:22:49 00:00] │ │ │ │ 3eac2411-83d5-11d2-f3ea-d7c3a51aa8b0 │ │ │ │ WinNT_9.0_6.0.6.45_plus32_MP60_en-US_686l │ │ │ │ 97715a899cbe41cee00dd434851535bf │ │ │ │ -#YV12I420IYUV444P422P411P │ │ │ │ +%%%%%%%%%% │ │ │ │ +&YV12I420IYUV444P422P411P │ │ │ │ YV12I420UYVYYUY2 BGR │ │ │ │ utf/sub/srt/smi/rt//txt/ssa/aqt/ │ │ │ │ .shstrtab │ │ │ │ .note.gnu.build-id │ │ │ │ .gnu.hash │ │ │ │ .gnu.version │ │ │ │ .gnu.version_d │ │ │ ├── readelf --wide --decompress --hex-dump=.gnu.hash {} │ │ │ │ @@ -1,6 +1,6 @@ │ │ │ │ │ │ │ │ Hex dump of section '.gnu.hash': │ │ │ │ - 0x000001b4 02000000 87050000 01000000 05000000 ................ │ │ │ │ - 0x000001c4 20a00020 00000000 87050000 ae2c7848 .. .........,xH │ │ │ │ + 0x000001b4 02000000 82050000 01000000 05000000 ................ │ │ │ │ + 0x000001c4 20a00020 00000000 82050000 ae2c7848 .. .........,xH │ │ │ │ 0x000001d4 ad4be3c0 .K.. │ │ │ ├── readelf --wide --decompress --hex-dump=.dynstr {} │ │ │ │ @@ -1,1596 +1,1595 @@ │ │ │ │ │ │ │ │ Hex dump of section '.dynstr': │ │ │ │ - 0x00005a68 005f4954 4d5f6465 72656769 73746572 ._ITM_deregister │ │ │ │ - 0x00005a78 544d436c 6f6e6554 61626c65 005f5f67 TMCloneTable.__g │ │ │ │ - 0x00005a88 6d6f6e5f 73746172 745f5f00 5f49544d mon_start__._ITM │ │ │ │ - 0x00005a98 5f726567 69737465 72544d43 6c6f6e65 _registerTMClone │ │ │ │ - 0x00005aa8 5461626c 65007467 6574656e 74007467 Table.tgetent.tg │ │ │ │ - 0x00005ab8 65746e75 6d007467 65747374 7200736d etnum.tgetstr.sm │ │ │ │ - 0x00005ac8 62635f72 65616400 736d6263 5f6c7365 bc_read.smbc_lse │ │ │ │ - 0x00005ad8 656b0073 6d62635f 77726974 6500736d ek.smbc_write.sm │ │ │ │ - 0x00005ae8 62635f6f 70656e00 736d6263 5f696e69 bc_open.smbc_ini │ │ │ │ - 0x00005af8 7400736d 62635f63 6c6f7365 00696e66 t.smbc_close.inf │ │ │ │ - 0x00005b08 6c617465 00696e66 6c617465 456e6400 late.inflateEnd. │ │ │ │ - 0x00005b18 706e675f 7365745f 7369675f 62797465 png_set_sig_byte │ │ │ │ - 0x00005b28 7300706e 675f7365 745f7374 7269705f s.png_set_strip_ │ │ │ │ - 0x00005b38 31360070 6e675f63 72656174 655f7265 16.png_create_re │ │ │ │ - 0x00005b48 61645f73 74727563 7400706e 675f7265 ad_struct.png_re │ │ │ │ - 0x00005b58 61645f69 6d616765 00706e67 5f646573 ad_image.png_des │ │ │ │ - 0x00005b68 74726f79 5f726561 645f7374 72756374 troy_read_struct │ │ │ │ - 0x00005b78 00706e67 5f637265 6174655f 696e666f .png_create_info │ │ │ │ - 0x00005b88 5f737472 75637400 706e675f 72656164 _struct.png_read │ │ │ │ - 0x00005b98 5f696e66 6f00706e 675f6765 745f636f _info.png_get_co │ │ │ │ - 0x00005ba8 6c6f725f 74797065 00706e67 5f736574 lor_type.png_set │ │ │ │ - 0x00005bb8 5f726561 645f666e 00706e67 5f736574 _read_fn.png_set │ │ │ │ - 0x00005bc8 5f626772 00706e67 5f676574 5f504c54 _bgr.png_get_PLT │ │ │ │ - 0x00005bd8 4500706e 675f7265 61645f65 6e640070 E.png_read_end.p │ │ │ │ - 0x00005be8 6e675f67 65745f49 48445200 706e675f ng_get_IHDR.png_ │ │ │ │ - 0x00005bf8 6765745f 696f5f70 74720069 6e666c61 get_io_ptr.infla │ │ │ │ - 0x00005c08 7465496e 69745f00 636f6d70 72657373 teInit_.compress │ │ │ │ - 0x00005c18 32006d6e 675f7075 74636875 6e6b5f64 2.mng_putchunk_d │ │ │ │ - 0x00005c28 65666900 6d6e675f 64697370 6c61795f efi.mng_display_ │ │ │ │ - 0x00005c38 72657365 74006d6e 675f7365 7463625f reset.mng_setcb_ │ │ │ │ - 0x00005c48 77726974 65646174 61006d6e 675f7365 writedata.mng_se │ │ │ │ - 0x00005c58 7463625f 6f70656e 73747265 616d006d tcb_openstream.m │ │ │ │ - 0x00005c68 6e675f70 75746368 756e6b5f 69646174 ng_putchunk_idat │ │ │ │ - 0x00005c78 006d6e67 5f707574 6368756e 6b5f7465 .mng_putchunk_te │ │ │ │ - 0x00005c88 726d006d 6e675f63 6c65616e 7570006d rm.mng_cleanup.m │ │ │ │ - 0x00005c98 6e675f77 72697465 006d6e67 5f707574 ng_write.mng_put │ │ │ │ - 0x00005ca8 6368756e 6b5f7361 7665006d 6e675f67 chunk_save.mng_g │ │ │ │ - 0x00005cb8 65745f70 6c617974 696d6500 6d6e675f et_playtime.mng_ │ │ │ │ - 0x00005cc8 73657463 625f6765 74746963 6b636f75 setcb_gettickcou │ │ │ │ - 0x00005cd8 6e74006d 6e675f73 65746362 5f726566 nt.mng_setcb_ref │ │ │ │ - 0x00005ce8 72657368 006d6e67 5f707574 6368756e resh.mng_putchun │ │ │ │ - 0x00005cf8 6b5f6672 616d006d 6e675f73 65746362 k_fram.mng_setcb │ │ │ │ - 0x00005d08 5f736574 74696d65 72006d6e 675f7075 _settimer.mng_pu │ │ │ │ - 0x00005d18 74636875 6e6b5f69 68647200 6d6e675f tchunk_ihdr.mng_ │ │ │ │ - 0x00005d28 73657463 625f7072 6f636573 73686561 setcb_processhea │ │ │ │ - 0x00005d38 64657200 6d6e675f 73657463 625f7265 der.mng_setcb_re │ │ │ │ - 0x00005d48 61646461 7461006d 6e675f64 6973706c addata.mng_displ │ │ │ │ - 0x00005d58 6179006d 6e675f69 6e697469 616c697a ay.mng_initializ │ │ │ │ - 0x00005d68 65006d6e 675f6765 745f7573 65726461 e.mng_get_userda │ │ │ │ - 0x00005d78 7461006d 6e675f73 65746362 5f636c6f ta.mng_setcb_clo │ │ │ │ - 0x00005d88 73657374 7265616d 006d6e67 5f707574 sestream.mng_put │ │ │ │ - 0x00005d98 6368756e 6b5f6965 6e64006d 6e675f64 chunk_iend.mng_d │ │ │ │ - 0x00005da8 6973706c 61795f72 6573756d 65006d6e isplay_resume.mn │ │ │ │ - 0x00005db8 675f6372 65617465 006d6e67 5f736574 g_create.mng_set │ │ │ │ - 0x00005dc8 63625f67 65746361 6e766173 6c696e65 cb_getcanvasline │ │ │ │ - 0x00005dd8 006d6e67 5f726561 64006d6e 675f7075 .mng_read.mng_pu │ │ │ │ - 0x00005de8 74636875 6e6b5f73 65656b00 6d6e675f tchunk_seek.mng_ │ │ │ │ - 0x00005df8 70757463 68756e6b 5f6d6864 72006d6e putchunk_mhdr.mn │ │ │ │ - 0x00005e08 675f7365 745f6361 6e766173 7374796c g_set_canvasstyl │ │ │ │ - 0x00005e18 65006d6e 675f7075 74636875 6e6b5f6d e.mng_putchunk_m │ │ │ │ - 0x00005e28 656e6400 6a706567 5f73696d 706c655f end.jpeg_simple_ │ │ │ │ - 0x00005e38 70726f67 72657373 696f6e00 6a706567 progression.jpeg │ │ │ │ - 0x00005e48 5f726573 796e635f 746f5f72 65737461 _resync_to_resta │ │ │ │ - 0x00005e58 7274006a 7065675f 66696e69 73685f64 rt.jpeg_finish_d │ │ │ │ - 0x00005e68 65636f6d 70726573 73006a70 65675f73 ecompress.jpeg_s │ │ │ │ - 0x00005e78 74617274 5f646563 6f6d7072 65737300 tart_decompress. │ │ │ │ - 0x00005e88 6a706567 5f736574 5f717561 6c697479 jpeg_set_quality │ │ │ │ - 0x00005e98 006a7065 675f7374 645f6572 726f7200 .jpeg_std_error. │ │ │ │ - 0x00005ea8 6a706567 5f737464 696f5f64 65737400 jpeg_stdio_dest. │ │ │ │ - 0x00005eb8 6a706567 5f726561 645f7363 616e6c69 jpeg_read_scanli │ │ │ │ - 0x00005ec8 6e657300 6a706567 5f777269 74655f73 nes.jpeg_write_s │ │ │ │ - 0x00005ed8 63616e6c 696e6573 006a7065 675f4372 canlines.jpeg_Cr │ │ │ │ - 0x00005ee8 65617465 4465636f 6d707265 7373006a eateDecompress.j │ │ │ │ - 0x00005ef8 7065675f 7365745f 64656661 756c7473 peg_set_defaults │ │ │ │ - 0x00005f08 006a7065 675f7374 6172745f 636f6d70 .jpeg_start_comp │ │ │ │ - 0x00005f18 72657373 006a7065 675f4372 65617465 ress.jpeg_Create │ │ │ │ - 0x00005f28 436f6d70 72657373 006a7065 675f7265 Compress.jpeg_re │ │ │ │ - 0x00005f38 61645f68 65616465 72006a70 65675f66 ad_header.jpeg_f │ │ │ │ - 0x00005f48 696e6973 685f636f 6d707265 7373006a inish_compress.j │ │ │ │ - 0x00005f58 7065675f 64657374 726f795f 636f6d70 peg_destroy_comp │ │ │ │ - 0x00005f68 72657373 006a7065 675f6465 7374726f ress.jpeg_destro │ │ │ │ - 0x00005f78 795f6465 636f6d70 72657373 00454769 y_decompress.EGi │ │ │ │ - 0x00005f88 66507574 496d6167 65446573 63004447 fPutImageDesc.DG │ │ │ │ - 0x00005f98 69664765 744c696e 65004447 69664765 ifGetLine.DGifGe │ │ │ │ - 0x00005fa8 74536372 65656e44 65736300 44476966 tScreenDesc.DGif │ │ │ │ - 0x00005fb8 47657445 7874656e 73696f6e 00476966 GetExtension.Gif │ │ │ │ - 0x00005fc8 4d616b65 4d61704f 626a6563 74004447 MakeMapObject.DG │ │ │ │ - 0x00005fd8 69664765 74526563 6f726454 79706500 ifGetRecordType. │ │ │ │ - 0x00005fe8 45476966 50757443 6f6d6d65 6e740044 EGifPutComment.D │ │ │ │ - 0x00005ff8 47696643 6c6f7365 46696c65 00454769 GifCloseFile.EGi │ │ │ │ - 0x00006008 66507574 4c696e65 00454769 66536574 fPutLine.EGifSet │ │ │ │ - 0x00006018 47696656 65727369 6f6e0045 47696650 GifVersion.EGifP │ │ │ │ - 0x00006028 75744578 74656e73 696f6e54 7261696c utExtensionTrail │ │ │ │ - 0x00006038 65720045 47696650 75744578 74656e73 er.EGifPutExtens │ │ │ │ - 0x00006048 696f6e00 47696646 7265654d 61704f62 ion.GifFreeMapOb │ │ │ │ - 0x00006058 6a656374 00476966 4572726f 72537472 ject.GifErrorStr │ │ │ │ - 0x00006068 696e6700 44476966 4f70656e 00454769 ing.DGifOpen.EGi │ │ │ │ - 0x00006078 66507574 53637265 656e4465 73630045 fPutScreenDesc.E │ │ │ │ - 0x00006088 47696643 6c6f7365 46696c65 00454769 GifCloseFile.EGi │ │ │ │ - 0x00006098 66507574 45787465 6e73696f 6e4c6561 fPutExtensionLea │ │ │ │ - 0x000060a8 64657200 44476966 47657445 7874656e der.DGifGetExten │ │ │ │ - 0x000060b8 73696f6e 4e657874 00454769 66507574 sionNext.EGifPut │ │ │ │ - 0x000060c8 45787465 6e73696f 6e426c6f 636b0044 ExtensionBlock.D │ │ │ │ - 0x000060d8 47696647 6574496d 61676544 65736300 GifGetImageDesc. │ │ │ │ - 0x000060e8 45476966 4f70656e 46696c65 4e616d65 EGifOpenFileName │ │ │ │ - 0x000060f8 00476966 5175616e 74697a65 42756666 .GifQuantizeBuff │ │ │ │ - 0x00006108 65720073 6e645f6d 69786572 5f73656c er.snd_mixer_sel │ │ │ │ - 0x00006118 656d5f69 645f7369 7a656f66 00736e64 em_id_sizeof.snd │ │ │ │ - 0x00006128 5f70636d 5f68775f 70617261 6d735f64 _pcm_hw_params_d │ │ │ │ - 0x00006138 756d7000 736e645f 6d697865 725f6669 ump.snd_mixer_fi │ │ │ │ - 0x00006148 7273745f 656c656d 00736e64 5f6d6978 rst_elem.snd_mix │ │ │ │ - 0x00006158 65725f73 656c656d 5f726567 69737465 er_selem_registe │ │ │ │ - 0x00006168 7200736e 645f6d69 7865725f 73656c65 r.snd_mixer_sele │ │ │ │ - 0x00006178 6d5f6765 745f706c 61796261 636b5f73 m_get_playback_s │ │ │ │ - 0x00006188 77697463 6800736e 645f7063 6d5f6877 witch.snd_pcm_hw │ │ │ │ - 0x00006198 5f706172 616d735f 616e7900 736e645f _params_any.snd_ │ │ │ │ - 0x000061a8 6d697865 725f7365 6c656d5f 69645f73 mixer_selem_id_s │ │ │ │ - 0x000061b8 65745f6e 616d6500 736e645f 6d697865 et_name.snd_mixe │ │ │ │ - 0x000061c8 725f636c 6f736500 736e645f 70636d5f r_close.snd_pcm_ │ │ │ │ - 0x000061d8 68775f70 6172616d 735f7365 745f6163 hw_params_set_ac │ │ │ │ - 0x000061e8 63657373 00736e64 5f70636d 5f737461 cess.snd_pcm_sta │ │ │ │ - 0x000061f8 7475735f 73697a65 6f660073 6e645f70 tus_sizeof.snd_p │ │ │ │ - 0x00006208 636d5f73 775f7061 72616d73 5f736574 cm_sw_params_set │ │ │ │ - 0x00006218 5f736c65 65705f6d 696e0073 6e645f70 _sleep_min.snd_p │ │ │ │ - 0x00006228 636d5f73 775f7061 72616d73 5f637572 cm_sw_params_cur │ │ │ │ - 0x00006238 72656e74 00736e64 5f70636d 5f68775f rent.snd_pcm_hw_ │ │ │ │ - 0x00006248 70617261 6d735f63 616e5f70 61757365 params_can_pause │ │ │ │ - 0x00006258 00736e64 5f70636d 5f73775f 70617261 .snd_pcm_sw_para │ │ │ │ - 0x00006268 6d735f73 65745f73 74617274 5f746872 ms_set_start_thr │ │ │ │ - 0x00006278 6573686f 6c640073 6e645f70 636d5f73 eshold.snd_pcm_s │ │ │ │ - 0x00006288 775f7061 72616d73 5f676574 5f626f75 w_params_get_bou │ │ │ │ - 0x00006298 6e646172 7900736e 645f7063 6d5f6877 ndary.snd_pcm_hw │ │ │ │ - 0x000062a8 5f706172 616d735f 7365745f 6368616e _params_set_chan │ │ │ │ - 0x000062b8 6e656c73 00736e64 5f70636d 5f636c6f nels.snd_pcm_clo │ │ │ │ - 0x000062c8 73650073 6e645f70 636d5f73 74617475 se.snd_pcm_statu │ │ │ │ - 0x000062d8 735f6765 745f7472 69676765 725f7473 s_get_trigger_ts │ │ │ │ - 0x000062e8 74616d70 00736e64 5f6d6978 65725f6f tamp.snd_mixer_o │ │ │ │ - 0x000062f8 70656e00 736e645f 70636d5f 68775f70 pen.snd_pcm_hw_p │ │ │ │ - 0x00006308 6172616d 735f6765 745f6275 66666572 arams_get_buffer │ │ │ │ - 0x00006318 5f73697a 6500736e 645f7063 6d5f666f _size.snd_pcm_fo │ │ │ │ - 0x00006328 726d6174 5f706879 73696361 6c5f7769 rmat_physical_wi │ │ │ │ - 0x00006338 64746800 736e645f 70636d5f 73746174 dth.snd_pcm_stat │ │ │ │ - 0x00006348 75735f67 65745f73 74617465 00736e64 us_get_state.snd │ │ │ │ - 0x00006358 5f70636d 5f68775f 70617261 6d735f73 _pcm_hw_params_s │ │ │ │ - 0x00006368 65745f72 6174655f 72657361 6d706c65 et_rate_resample │ │ │ │ - 0x00006378 00736e64 5f70636d 5f68775f 70617261 .snd_pcm_hw_para │ │ │ │ - 0x00006388 6d735f73 65745f66 6f726d61 7400736e ms_set_format.sn │ │ │ │ - 0x00006398 645f7063 6d5f7377 5f706172 616d735f d_pcm_sw_params_ │ │ │ │ - 0x000063a8 73697a65 6f660073 6e645f70 636d5f77 sizeof.snd_pcm_w │ │ │ │ - 0x000063b8 72697465 6900736e 645f7063 6d5f6877 ritei.snd_pcm_hw │ │ │ │ - 0x000063c8 5f706172 616d735f 6765745f 6368616e _params_get_chan │ │ │ │ - 0x000063d8 6e656c73 00736e64 5f70636d 5f737461 nels.snd_pcm_sta │ │ │ │ - 0x000063e8 7475735f 64756d70 00736e64 5f6d6978 tus_dump.snd_mix │ │ │ │ - 0x000063f8 65725f73 656c656d 5f686173 5f706c61 er_selem_has_pla │ │ │ │ - 0x00006408 79626163 6b5f766f 6c756d65 5f6a6f69 yback_volume_joi │ │ │ │ - 0x00006418 6e656400 736e645f 70636d5f 68775f70 ned.snd_pcm_hw_p │ │ │ │ - 0x00006428 6172616d 735f7365 745f7261 74655f6e arams_set_rate_n │ │ │ │ - 0x00006438 65617200 736e645f 70636d5f 73746172 ear.snd_pcm_star │ │ │ │ - 0x00006448 7400736e 645f7063 6d5f7265 73756d65 t.snd_pcm_resume │ │ │ │ - 0x00006458 00736e64 5f70636d 5f73775f 70617261 .snd_pcm_sw_para │ │ │ │ - 0x00006468 6d735f73 65745f73 696c656e 63655f73 ms_set_silence_s │ │ │ │ - 0x00006478 697a6500 736e645f 6d697865 725f6669 ize.snd_mixer_fi │ │ │ │ - 0x00006488 6e645f73 656c656d 00736e64 5f70636d nd_selem.snd_pcm │ │ │ │ - 0x00006498 5f737461 74650073 6e645f70 636d5f64 _state.snd_pcm_d │ │ │ │ - 0x000064a8 7261696e 00736e64 5f70636d 5f68775f rain.snd_pcm_hw_ │ │ │ │ - 0x000064b8 70617261 6d735f73 65745f62 75666665 params_set_buffe │ │ │ │ - 0x000064c8 725f7469 6d655f6e 65617200 736e645f r_time_near.snd_ │ │ │ │ - 0x000064d8 6d697865 725f7365 6c656d5f 69645f67 mixer_selem_id_g │ │ │ │ - 0x000064e8 65745f6e 616d6500 736e645f 70636d5f et_name.snd_pcm_ │ │ │ │ - 0x000064f8 70617573 6500736e 645f6d69 7865725f pause.snd_mixer_ │ │ │ │ - 0x00006508 73656c65 6d5f7365 745f706c 61796261 selem_set_playba │ │ │ │ - 0x00006518 636b5f76 6f6c756d 6500736e 645f6d69 ck_volume.snd_mi │ │ │ │ - 0x00006528 7865725f 6c6f6164 00736e64 5f70636d xer_load.snd_pcm │ │ │ │ - 0x00006538 5f73775f 70617261 6d735f73 65745f61 _sw_params_set_a │ │ │ │ - 0x00006548 7661696c 5f6d696e 00736e64 5f70636d vail_min.snd_pcm │ │ │ │ - 0x00006558 5f666f72 77617264 00736e64 5f6d6978 _forward.snd_mix │ │ │ │ - 0x00006568 65725f73 656c656d 5f69645f 7365745f er_selem_id_set_ │ │ │ │ - 0x00006578 696e6465 7800736e 645f7063 6d5f6877 index.snd_pcm_hw │ │ │ │ - 0x00006588 5f706172 616d735f 74657374 5f666f72 _params_test_for │ │ │ │ - 0x00006598 6d617400 736e645f 70636d5f 6e6f6e62 mat.snd_pcm_nonb │ │ │ │ - 0x000065a8 6c6f636b 00736e64 5f61736f 756e646c lock.snd_asoundl │ │ │ │ - 0x000065b8 69625f76 65727369 6f6e0073 6e645f70 ib_version.snd_p │ │ │ │ - 0x000065c8 636d5f70 72657061 72650073 6e645f6d cm_prepare.snd_m │ │ │ │ - 0x000065d8 69786572 5f73656c 656d5f68 61735f70 ixer_selem_has_p │ │ │ │ - 0x000065e8 6c617962 61636b5f 766f6c75 6d650073 layback_volume.s │ │ │ │ - 0x000065f8 6e645f6d 69786572 5f73656c 656d5f73 nd_mixer_selem_s │ │ │ │ - 0x00006608 65745f70 6c617962 61636b5f 73776974 et_playback_swit │ │ │ │ - 0x00006618 63680073 6e645f70 636d5f73 775f7061 ch.snd_pcm_sw_pa │ │ │ │ - 0x00006628 72616d73 5f64756d 7000736e 645f6d69 rams_dump.snd_mi │ │ │ │ - 0x00006638 7865725f 73656c65 6d5f6765 745f706c xer_selem_get_pl │ │ │ │ - 0x00006648 61796261 636b5f76 6f6c756d 655f7261 ayback_volume_ra │ │ │ │ - 0x00006658 6e676500 736e645f 70636d5f 73775f70 nge.snd_pcm_sw_p │ │ │ │ - 0x00006668 6172616d 735f7365 745f7374 6f705f74 arams_set_stop_t │ │ │ │ - 0x00006678 68726573 686f6c64 00736e64 5f70636d hreshold.snd_pcm │ │ │ │ - 0x00006688 5f68775f 70617261 6d735f73 65745f70 _hw_params_set_p │ │ │ │ - 0x00006698 6572696f 64735f6e 65617200 736e645f eriods_near.snd_ │ │ │ │ - 0x000066a8 73747265 72726f72 00736e64 5f70636d strerror.snd_pcm │ │ │ │ - 0x000066b8 5f64656c 61790073 6e645f70 636d5f6f _delay.snd_pcm_o │ │ │ │ - 0x000066c8 70656e00 736e645f 70636d5f 68775f70 pen.snd_pcm_hw_p │ │ │ │ - 0x000066d8 6172616d 735f7365 745f7065 72696f64 arams_set_period │ │ │ │ - 0x000066e8 5f74696d 655f6e65 61720073 6e645f70 _time_near.snd_p │ │ │ │ - 0x000066f8 636d5f64 726f7000 736e645f 6d697865 cm_drop.snd_mixe │ │ │ │ - 0x00006708 725f6174 74616368 00736e64 5f70636d r_attach.snd_pcm │ │ │ │ - 0x00006718 5f68775f 70617261 6d735f67 65745f70 _hw_params_get_p │ │ │ │ - 0x00006728 6572696f 645f7369 7a650073 6e645f6d eriod_size.snd_m │ │ │ │ - 0x00006738 69786572 5f73656c 656d5f68 61735f70 ixer_selem_has_p │ │ │ │ - 0x00006748 6c617962 61636b5f 73776974 63680073 layback_switch.s │ │ │ │ - 0x00006758 6e645f70 636d5f68 775f7061 72616d73 nd_pcm_hw_params │ │ │ │ - 0x00006768 5f736574 5f636861 6e6e656c 735f6e65 _set_channels_ne │ │ │ │ - 0x00006778 61720073 6e645f6d 69786572 5f73656c ar.snd_mixer_sel │ │ │ │ - 0x00006788 656d5f68 61735f70 6c617962 61636b5f em_has_playback_ │ │ │ │ - 0x00006798 73776974 63685f6a 6f696e65 6400736e switch_joined.sn │ │ │ │ - 0x000067a8 645f7063 6d5f666f 726d6174 5f646573 d_pcm_format_des │ │ │ │ - 0x000067b8 63726970 74696f6e 00736e64 5f6c6962 cription.snd_lib │ │ │ │ - 0x000067c8 5f657272 6f725f73 65745f68 616e646c _error_set_handl │ │ │ │ - 0x000067d8 65720073 6e645f70 636d5f68 775f7061 er.snd_pcm_hw_pa │ │ │ │ - 0x000067e8 72616d73 5f73697a 656f6600 736e645f rams_sizeof.snd_ │ │ │ │ - 0x000067f8 70636d5f 64756d70 00736e64 5f70636d pcm_dump.snd_pcm │ │ │ │ - 0x00006808 5f737461 74757300 736e645f 70636d5f _status.snd_pcm_ │ │ │ │ - 0x00006818 73775f70 6172616d 7300736e 645f7063 sw_params.snd_pc │ │ │ │ - 0x00006828 6d5f7265 61646900 736e645f 6f757470 m_readi.snd_outp │ │ │ │ - 0x00006838 75745f63 6c6f7365 00736e64 5f6d6978 ut_close.snd_mix │ │ │ │ - 0x00006848 65725f73 656c656d 5f676574 5f706c61 er_selem_get_pla │ │ │ │ - 0x00006858 79626163 6b5f766f 6c756d65 00736e64 yback_volume.snd │ │ │ │ - 0x00006868 5f636f6e 6669675f 75706461 74655f66 _config_update_f │ │ │ │ - 0x00006878 7265655f 676c6f62 616c0073 6e645f6d ree_global.snd_m │ │ │ │ - 0x00006888 69786572 5f656c65 6d5f6e65 78740073 ixer_elem_next.s │ │ │ │ - 0x00006898 6e645f6d 69786572 5f73656c 656d5f67 nd_mixer_selem_g │ │ │ │ - 0x000068a8 65745f6e 616d6500 736e645f 70636d5f et_name.snd_pcm_ │ │ │ │ - 0x000068b8 68775f70 6172616d 7300736e 645f6f75 hw_params.snd_ou │ │ │ │ - 0x000068c8 74707574 5f737464 696f5f61 74746163 tput_stdio_attac │ │ │ │ - 0x000068d8 6800736e 645f6d69 7865725f 73656c65 h.snd_mixer_sele │ │ │ │ - 0x000068e8 6d5f6964 5f676574 5f696e64 65780073 m_id_get_index.s │ │ │ │ - 0x000068f8 6e645f70 636d5f73 74617475 735f6765 nd_pcm_status_ge │ │ │ │ - 0x00006908 745f6176 61696c00 73696f5f 6f70656e t_avail.sio_open │ │ │ │ - 0x00006918 0073696f 5f696e69 74706172 0073696f .sio_initpar.sio │ │ │ │ - 0x00006928 5f726576 656e7473 0073696f 5f736574 _revents.sio_set │ │ │ │ - 0x00006938 766f6c00 73696f5f 73657470 61720073 vol.sio_setpar.s │ │ │ │ - 0x00006948 696f5f6f 6e6d6f76 65007369 6f5f636c io_onmove.sio_cl │ │ │ │ - 0x00006958 6f736500 73696f5f 67657470 61720073 ose.sio_getpar.s │ │ │ │ - 0x00006968 696f5f6f 6e766f6c 0073696f 5f6e6664 io_onvol.sio_nfd │ │ │ │ - 0x00006978 73007369 6f5f7772 69746500 73696f5f s.sio_write.sio_ │ │ │ │ - 0x00006988 73746172 74007369 6f5f7374 6f700073 start.sio_stop.s │ │ │ │ - 0x00006998 696f5f70 6f6c6c66 64004663 50617474 io_pollfd.FcPatt │ │ │ │ - 0x000069a8 65726e44 65737472 6f790046 545f5365 ernDestroy.FT_Se │ │ │ │ - 0x000069b8 745f4368 61725f53 697a6500 4663466f t_Char_Size.FcFo │ │ │ │ - 0x000069c8 6e744d61 74636800 46545f44 6f6e655f ntMatch.FT_Done_ │ │ │ │ - 0x000069d8 46726565 54797065 00466350 61747465 FreeType.FcPatte │ │ │ │ - 0x000069e8 726e4765 74537472 696e6700 46545f49 rnGetString.FT_I │ │ │ │ - 0x000069f8 6e69745f 46726565 54797065 0046545f nit_FreeType.FT_ │ │ │ │ - 0x00006a08 4e65775f 4d656d6f 72795f46 61636500 New_Memory_Face. │ │ │ │ - 0x00006a18 46545f4e 65775f46 61636500 46545f4c FT_New_Face.FT_L │ │ │ │ - 0x00006a28 6f61645f 43686172 00466343 6f6e6669 oad_Char.FcConfi │ │ │ │ - 0x00006a38 67537562 73746974 75746500 46634465 gSubstitute.FcDe │ │ │ │ - 0x00006a48 6661756c 74537562 73746974 75746500 faultSubstitute. │ │ │ │ - 0x00006a58 46545f44 6f6e655f 46616365 0062645f FT_Done_Face.bd_ │ │ │ │ - 0x00006a68 74656c6c 5f74696d 65006264 5f676574 tell_time.bd_get │ │ │ │ - 0x00006a78 5f746974 6c657300 62645f63 6c6f7365 _titles.bd_close │ │ │ │ - 0x00006a88 0062645f 6f70656e 0062645f 7365656b .bd_open.bd_seek │ │ │ │ - 0x00006a98 5f74696d 65006264 5f726561 64006264 _time.bd_read.bd │ │ │ │ - 0x00006aa8 5f636861 70746572 5f706f73 0062645f _chapter_pos.bd_ │ │ │ │ - 0x00006ab8 6765745f 7469746c 655f696e 666f0062 get_title_info.b │ │ │ │ - 0x00006ac8 645f7365 616d6c65 73735f61 6e676c65 d_seamless_angle │ │ │ │ - 0x00006ad8 5f636861 6e676500 62645f73 656c6563 _change.bd_selec │ │ │ │ - 0x00006ae8 745f616e 676c6500 62645f67 65745f74 t_angle.bd_get_t │ │ │ │ - 0x00006af8 69746c65 5f73697a 65006264 5f676574 itle_size.bd_get │ │ │ │ - 0x00006b08 5f637572 72656e74 5f636861 70746572 _current_chapter │ │ │ │ - 0x00006b18 0062645f 74656c6c 0062645f 66726565 .bd_tell.bd_free │ │ │ │ - 0x00006b28 5f746974 6c655f69 6e666f00 62645f73 _title_info.bd_s │ │ │ │ - 0x00006b38 65656b00 62645f73 656c6563 745f7469 eek.bd_select_ti │ │ │ │ - 0x00006b48 746c6500 44564452 65616442 6c6f636b tle.DVDReadBlock │ │ │ │ - 0x00006b58 73004456 44436c6f 73654669 6c650044 s.DVDCloseFile.D │ │ │ │ - 0x00006b68 56444f70 656e4669 6c650044 56444469 VDOpenFile.DVDDi │ │ │ │ - 0x00006b78 73634944 00445644 4f70656e 0069666f scID.DVDOpen.ifo │ │ │ │ - 0x00006b88 436c6f73 65004456 4449534f 566f6c75 Close.DVDISOVolu │ │ │ │ - 0x00006b98 6d65496e 666f0044 5644436c 6f736500 meInfo.DVDClose. │ │ │ │ - 0x00006ba8 44564455 4446566f 6c756d65 496e666f DVDUDFVolumeInfo │ │ │ │ - 0x00006bb8 0069666f 4f70656e 006e6176 52656164 .ifoOpen.navRead │ │ │ │ - 0x00006bc8 5f445349 00636469 6f5f6364 6461705f _DSI.cdio_cddap_ │ │ │ │ - 0x00006bd8 64697363 5f666972 73747365 63746f72 disc_firstsector │ │ │ │ - 0x00006be8 00636469 6f5f6364 6461705f 636c6f73 .cdio_cddap_clos │ │ │ │ - 0x00006bf8 65006364 696f5f63 64646170 5f747261 e.cdio_cddap_tra │ │ │ │ - 0x00006c08 636b7300 6364696f 5f636464 61705f74 cks.cdio_cddap_t │ │ │ │ - 0x00006c18 7261636b 5f6c6173 74736563 746f7200 rack_lastsector. │ │ │ │ - 0x00006c28 6364696f 5f636464 61705f76 6572626f cdio_cddap_verbo │ │ │ │ - 0x00006c38 73655f73 65740063 64696f5f 63646461 se_set.cdio_cdda │ │ │ │ - 0x00006c48 705f7370 6565645f 73657400 6364696f p_speed_set.cdio │ │ │ │ - 0x00006c58 5f636464 61705f74 7261636b 5f666972 _cddap_track_fir │ │ │ │ - 0x00006c68 73747365 63746f72 00636469 6f5f6364 stsector.cdio_cd │ │ │ │ - 0x00006c78 6461705f 64697363 5f6c6173 74736563 dap_disc_lastsec │ │ │ │ - 0x00006c88 746f7200 6364696f 5f636464 61705f6f tor.cdio_cddap_o │ │ │ │ - 0x00006c98 70656e00 6364696f 5f636464 61705f69 pen.cdio_cddap_i │ │ │ │ - 0x00006ca8 64656e74 69667900 6364696f 5f726561 dentify.cdio_rea │ │ │ │ - 0x00006cb8 645f6d6f 6465325f 73656374 6f720063 d_mode2_sector.c │ │ │ │ - 0x00006cc8 64696f5f 6765745f 74726163 6b5f6c73 dio_get_track_ls │ │ │ │ - 0x00006cd8 6e006364 696f5f67 65745f6c 6173745f n.cdio_get_last_ │ │ │ │ - 0x00006ce8 74726163 6b5f6e75 6d006364 696f5f67 track_num.cdio_g │ │ │ │ - 0x00006cf8 65745f74 7261636b 5f736563 5f636f75 et_track_sec_cou │ │ │ │ - 0x00006d08 6e740063 64696f5f 6f70656e 00636469 nt.cdio_open.cdi │ │ │ │ - 0x00006d18 6f5f6465 7374726f 79006364 696f5f70 o_destroy.cdio_p │ │ │ │ - 0x00006d28 6172616e 6f69615f 6d6f6465 73657400 aranoia_modeset. │ │ │ │ - 0x00006d38 6364696f 5f706172 616e6f69 615f6672 cdio_paranoia_fr │ │ │ │ - 0x00006d48 65650063 64696f5f 70617261 6e6f6961 ee.cdio_paranoia │ │ │ │ - 0x00006d58 5f696e69 74006364 696f5f70 6172616e _init.cdio_paran │ │ │ │ - 0x00006d68 6f69615f 7365656b 00636469 6f5f7061 oia_seek.cdio_pa │ │ │ │ - 0x00006d78 72616e6f 69615f72 65616400 6364696f ranoia_read.cdio │ │ │ │ - 0x00006d88 5f706172 616e6f69 615f6f76 65726c61 _paranoia_overla │ │ │ │ - 0x00006d98 70736574 0046545f 4765745f 476c7970 pset.FT_Get_Glyp │ │ │ │ - 0x00006da8 68004654 5f476574 5f4e6578 745f4368 h.FT_Get_Next_Ch │ │ │ │ - 0x00006db8 61720046 545f4765 745f4b65 726e696e ar.FT_Get_Kernin │ │ │ │ - 0x00006dc8 67004654 5f4c6f61 645f476c 79706800 g.FT_Load_Glyph. │ │ │ │ - 0x00006dd8 46545f52 656e6465 725f476c 79706800 FT_Render_Glyph. │ │ │ │ - 0x00006de8 46545f47 65745f43 6861725f 496e6465 FT_Get_Char_Inde │ │ │ │ - 0x00006df8 78004654 5f536574 5f506978 656c5f53 x.FT_Set_Pixel_S │ │ │ │ - 0x00006e08 697a6573 0046545f 446f6e65 5f476c79 izes.FT_Done_Gly │ │ │ │ - 0x00006e18 70680046 545f5365 745f4368 61726d61 ph.FT_Set_Charma │ │ │ │ - 0x00006e28 70004654 5f53656c 6563745f 43686172 p.FT_Select_Char │ │ │ │ - 0x00006e38 6d617000 46545f47 65745f46 69727374 map.FT_Get_First │ │ │ │ - 0x00006e48 5f436861 72004663 50617474 65726e47 _Char.FcPatternG │ │ │ │ - 0x00006e58 6574496e 74656765 72004663 50617474 etInteger.FcPatt │ │ │ │ - 0x00006e68 65726e47 6574426f 6f6c0046 634e616d ernGetBool.FcNam │ │ │ │ - 0x00006e78 65506172 73650046 63496e69 74006672 eParse.FcInit.fr │ │ │ │ - 0x00006e88 69626964 695f7265 6d6f7665 5f626964 ibidi_remove_bid │ │ │ │ - 0x00006e98 695f6d61 726b7300 66726962 6964695f i_marks.fribidi_ │ │ │ │ - 0x00006ea8 70617273 655f6368 61727365 74006672 parse_charset.fr │ │ │ │ - 0x00006eb8 69626964 695f7365 745f7265 6f726465 ibidi_set_reorde │ │ │ │ - 0x00006ec8 725f6e73 6d006672 69626964 695f756e r_nsm.fribidi_un │ │ │ │ - 0x00006ed8 69636f64 655f746f 5f636861 72736574 icode_to_charset │ │ │ │ - 0x00006ee8 00667269 62696469 5f6c6f67 32766973 .fribidi_log2vis │ │ │ │ - 0x00006ef8 00667269 62696469 5f636861 72736574 .fribidi_charset │ │ │ │ - 0x00006f08 5f746f5f 756e6963 6f646500 66726962 _to_unicode.frib │ │ │ │ - 0x00006f18 6964695f 7365745f 6d697272 6f72696e idi_set_mirrorin │ │ │ │ - 0x00006f28 67006173 735f7265 61645f6d 656d6f72 g.ass_read_memor │ │ │ │ - 0x00006f38 79006173 735f7365 745f6d65 73736167 y.ass_set_messag │ │ │ │ - 0x00006f48 655f6362 00617373 5f72656e 6465725f e_cb.ass_render_ │ │ │ │ - 0x00006f58 6672616d 65006173 735f7072 6f636573 frame.ass_proces │ │ │ │ - 0x00006f68 735f6461 74610061 73735f61 6c6c6f63 s_data.ass_alloc │ │ │ │ - 0x00006f78 5f737479 6c650061 73735f70 726f6365 _style.ass_proce │ │ │ │ - 0x00006f88 73735f63 68756e6b 00617373 5f737465 ss_chunk.ass_ste │ │ │ │ - 0x00006f98 705f7375 62006173 735f7365 745f7573 p_sub.ass_set_us │ │ │ │ - 0x00006fa8 655f6d61 7267696e 73006173 735f7365 e_margins.ass_se │ │ │ │ - 0x00006fb8 745f6869 6e74696e 67006173 735f7265 t_hinting.ass_re │ │ │ │ - 0x00006fc8 6e646572 65725f69 6e697400 6173735f nderer_init.ass_ │ │ │ │ - 0x00006fd8 66726565 5f747261 636b0061 73735f73 free_track.ass_s │ │ │ │ - 0x00006fe8 65745f66 6f6e7473 00617373 5f736574 et_fonts.ass_set │ │ │ │ - 0x00006ff8 5f666f6e 74735f64 69720061 73735f66 _fonts_dir.ass_f │ │ │ │ - 0x00007008 7265655f 6576656e 74006173 735f7072 ree_event.ass_pr │ │ │ │ - 0x00007018 6f636573 735f666f 7263655f 7374796c ocess_force_styl │ │ │ │ - 0x00007028 65006173 735f616c 6c6f635f 6576656e e.ass_alloc_even │ │ │ │ - 0x00007038 74006173 735f7365 745f666f 6e745f73 t.ass_set_font_s │ │ │ │ - 0x00007048 63616c65 00617373 5f72656e 64657265 cale.ass_rendere │ │ │ │ - 0x00007058 725f646f 6e650061 73735f70 726f6365 r_done.ass_proce │ │ │ │ - 0x00007068 73735f63 6f646563 5f707269 76617465 ss_codec_private │ │ │ │ - 0x00007078 00617373 5f736574 5f6d6172 67696e73 .ass_set_margins │ │ │ │ - 0x00007088 00617373 5f736574 5f617370 6563745f .ass_set_aspect_ │ │ │ │ - 0x00007098 72617469 6f006173 735f6e65 775f7472 ratio.ass_new_tr │ │ │ │ - 0x000070a8 61636b00 6173735f 666c7573 685f6576 ack.ass_flush_ev │ │ │ │ - 0x000070b8 656e7473 00617373 5f6c6962 72617279 ents.ass_library │ │ │ │ - 0x000070c8 5f696e69 74006173 735f7365 745f6672 _init.ass_set_fr │ │ │ │ - 0x000070d8 616d655f 73697a65 00617373 5f736574 ame_size.ass_set │ │ │ │ - 0x000070e8 5f6c696e 655f7370 6163696e 67006173 _line_spacing.as │ │ │ │ - 0x000070f8 735f636c 6561725f 666f6e74 73006173 s_clear_fonts.as │ │ │ │ - 0x00007108 735f6164 645f666f 6e740061 73735f6c s_add_font.ass_l │ │ │ │ - 0x00007118 69627261 72795f64 6f6e6500 6173735f ibrary_done.ass_ │ │ │ │ - 0x00007128 7365745f 65787472 6163745f 666f6e74 set_extract_font │ │ │ │ - 0x00007138 73006173 735f7365 745f7374 6f726167 s.ass_set_storag │ │ │ │ - 0x00007148 655f7369 7a650061 73735f73 65745f73 e_size.ass_set_s │ │ │ │ - 0x00007158 74796c65 5f6f7665 72726964 65730061 tyle_overrides.a │ │ │ │ - 0x00007168 73735f72 6561645f 7374796c 65730065 ss_read_styles.e │ │ │ │ - 0x00007178 6e63615f 616e616c 79736572 5f667265 nca_analyser_fre │ │ │ │ - 0x00007188 6500656e 63615f61 6e616c79 7365725f e.enca_analyser_ │ │ │ │ - 0x00007198 616c6c6f 6300656e 63615f67 65745f6c alloc.enca_get_l │ │ │ │ - 0x000071a8 616e6775 61676573 00656e63 615f616e anguages.enca_an │ │ │ │ - 0x000071b8 616c7973 655f636f 6e737400 656e6361 alyse_const.enca │ │ │ │ - 0x000071c8 5f636861 72736574 5f6e616d 65006d61 _charset_name.ma │ │ │ │ - 0x000071d8 645f6672 616d655f 6465636f 6465006d d_frame_decode.m │ │ │ │ - 0x000071e8 61645f73 796e7468 5f696e69 74006d61 ad_synth_init.ma │ │ │ │ - 0x000071f8 645f6672 616d655f 66696e69 7368006d d_frame_finish.m │ │ │ │ - 0x00007208 61645f66 72616d65 5f696e69 74006d61 ad_frame_init.ma │ │ │ │ - 0x00007218 645f7374 7265616d 5f66696e 69736800 d_stream_finish. │ │ │ │ - 0x00007228 6d61645f 73747265 616d5f62 75666665 mad_stream_buffe │ │ │ │ - 0x00007238 72006d61 645f7374 7265616d 5f696e69 r.mad_stream_ini │ │ │ │ - 0x00007248 74006d61 645f7379 6e74685f 6672616d t.mad_synth_fram │ │ │ │ - 0x00007258 65006f67 675f7374 7265616d 5f726573 e.ogg_stream_res │ │ │ │ - 0x00007268 6574006f 67675f73 74726561 6d5f7061 et.ogg_stream_pa │ │ │ │ - 0x00007278 636b6574 6f757400 6f67675f 70616765 cketout.ogg_page │ │ │ │ - 0x00007288 5f636f6e 74696e75 6564006f 67675f73 _continued.ogg_s │ │ │ │ - 0x00007298 796e635f 696e6974 006f6767 5f73796e ync_init.ogg_syn │ │ │ │ - 0x000072a8 635f636c 65617200 6f67675f 73747265 c_clear.ogg_stre │ │ │ │ - 0x000072b8 616d5f63 6c656172 006f6767 5f706167 am_clear.ogg_pag │ │ │ │ - 0x000072c8 655f7365 7269616c 6e6f006f 67675f70 e_serialno.ogg_p │ │ │ │ - 0x000072d8 6167655f 626f7300 6f67675f 73796e63 age_bos.ogg_sync │ │ │ │ - 0x000072e8 5f627566 66657200 6f67675f 73796e63 _buffer.ogg_sync │ │ │ │ - 0x000072f8 5f77726f 7465006f 67675f73 796e635f _wrote.ogg_sync_ │ │ │ │ - 0x00007308 70616765 6f757400 6f67675f 73796e63 pageout.ogg_sync │ │ │ │ - 0x00007318 5f706167 65736565 6b006f67 675f7374 _pageseek.ogg_st │ │ │ │ - 0x00007328 7265616d 5f696e69 74006f67 675f7374 ream_init.ogg_st │ │ │ │ - 0x00007338 7265616d 5f706167 65696e00 6f67675f ream_pagein.ogg_ │ │ │ │ - 0x00007348 73796e63 5f726573 65740076 6f726269 sync_reset.vorbi │ │ │ │ - 0x00007358 735f696e 666f5f69 6e697400 766f7262 s_info_init.vorb │ │ │ │ - 0x00007368 69735f70 61636b65 745f626c 6f636b73 is_packet_blocks │ │ │ │ - 0x00007378 697a6500 766f7262 69735f73 796e7468 ize.vorbis_synth │ │ │ │ - 0x00007388 65736973 5f686561 64657269 6e00766f esis_headerin.vo │ │ │ │ - 0x00007398 72626973 5f626c6f 636b5f69 6e697400 rbis_block_init. │ │ │ │ - 0x000073a8 766f7262 69735f73 796e7468 65736973 vorbis_synthesis │ │ │ │ - 0x000073b8 00766f72 6269735f 73796e74 68657369 .vorbis_synthesi │ │ │ │ - 0x000073c8 735f7063 6d6f7574 00766f72 6269735f s_pcmout.vorbis_ │ │ │ │ - 0x000073d8 636f6d6d 656e745f 696e6974 00766f72 comment_init.vor │ │ │ │ - 0x000073e8 6269735f 696e666f 5f636c65 61720076 bis_info_clear.v │ │ │ │ - 0x000073f8 6f726269 735f7379 6e746865 7369735f orbis_synthesis_ │ │ │ │ - 0x00007408 626c6f63 6b696e00 766f7262 69735f63 blockin.vorbis_c │ │ │ │ - 0x00007418 6f6d6d65 6e745f63 6c656172 00766f72 omment_clear.vor │ │ │ │ - 0x00007428 6269735f 6473705f 636c6561 7200766f bis_dsp_clear.vo │ │ │ │ - 0x00007438 72626973 5f73796e 74686573 69735f72 rbis_synthesis_r │ │ │ │ - 0x00007448 65616400 766f7262 69735f62 6c6f636b ead.vorbis_block │ │ │ │ - 0x00007458 5f636c65 61720076 6f726269 735f7379 _clear.vorbis_sy │ │ │ │ - 0x00007468 6e746865 7369735f 696e6974 00737065 nthesis_init.spe │ │ │ │ - 0x00007478 65785f64 65636f64 655f7374 6572656f ex_decode_stereo │ │ │ │ - 0x00007488 5f696e74 00737065 65785f75 77625f6d _int.speex_uwb_m │ │ │ │ - 0x00007498 6f646500 73706565 785f7061 636b6574 ode.speex_packet │ │ │ │ - 0x000074a8 5f746f5f 68656164 65720073 70656578 _to_header.speex │ │ │ │ - 0x000074b8 5f626974 735f7265 61645f66 726f6d00 _bits_read_from. │ │ │ │ - 0x000074c8 73706565 785f6465 636f6465 5f696e74 speex_decode_int │ │ │ │ - 0x000074d8 00737065 65785f62 6974735f 696e6974 .speex_bits_init │ │ │ │ - 0x000074e8 00737065 65785f77 625f6d6f 64650073 .speex_wb_mode.s │ │ │ │ - 0x000074f8 70656578 5f646563 6f646572 5f696e69 peex_decoder_ini │ │ │ │ - 0x00007508 74007370 6565785f 6465636f 6465725f t.speex_decoder_ │ │ │ │ - 0x00007518 64657374 726f7900 73706565 785f6465 destroy.speex_de │ │ │ │ - 0x00007528 636f6465 725f6374 6c007370 6565785f coder_ctl.speex_ │ │ │ │ - 0x00007538 6e625f6d 6f646500 73706565 785f6269 nb_mode.speex_bi │ │ │ │ - 0x00007548 74735f64 65737472 6f790074 685f636f ts_destroy.th_co │ │ │ │ - 0x00007558 6d6d656e 745f696e 69740074 685f6465 mment_init.th_de │ │ │ │ - 0x00007568 636f6465 5f706163 6b657469 6e007468 code_packetin.th │ │ │ │ - 0x00007578 5f646563 6f64655f 66726565 0074685f _decode_free.th_ │ │ │ │ - 0x00007588 6465636f 64655f68 65616465 72696e00 decode_headerin. │ │ │ │ - 0x00007598 74685f64 65636f64 655f7963 6263725f th_decode_ycbcr_ │ │ │ │ - 0x000075a8 6f757400 74685f69 6e666f5f 696e6974 out.th_info_init │ │ │ │ - 0x000075b8 0074685f 696e666f 5f636c65 61720074 .th_info_clear.t │ │ │ │ - 0x000075c8 685f7365 7475705f 66726565 0074685f h_setup_free.th_ │ │ │ │ - 0x000075d8 636f6d6d 656e745f 636c6561 72007468 comment_clear.th │ │ │ │ - 0x000075e8 5f646563 6f64655f 616c6c6f 63006d70 _decode_alloc.mp │ │ │ │ - 0x000075f8 67313233 5f6e6577 006d7067 3132335f g123_new.mpg123_ │ │ │ │ - 0x00007608 696e666f 32006d70 67313233 5f706c61 info2.mpg123_pla │ │ │ │ - 0x00007618 696e5f73 74726572 726f7200 6d706731 in_strerror.mpg1 │ │ │ │ - 0x00007628 32335f67 6574666f 726d6174 006d7067 23_getformat.mpg │ │ │ │ - 0x00007638 3132335f 7265706c 6163655f 62756666 123_replace_buff │ │ │ │ - 0x00007648 6572006d 70673132 335f7061 72616d32 er.mpg123_param2 │ │ │ │ - 0x00007658 006d7067 3132335f 65786974 006d7067 .mpg123_exit.mpg │ │ │ │ - 0x00007668 3132335f 636c6f73 65006d70 67313233 123_close.mpg123 │ │ │ │ - 0x00007678 5f6f7065 6e5f6665 6564006d 70673132 _open_feed.mpg12 │ │ │ │ - 0x00007688 335f6964 33006d70 67313233 5f646563 3_id3.mpg123_dec │ │ │ │ - 0x00007698 6f64655f 6672616d 655f3634 006d7067 ode_frame_64.mpg │ │ │ │ - 0x000076a8 3132335f 696e6974 006d7067 3132335f 123_init.mpg123_ │ │ │ │ - 0x000076b8 64656c65 7465006d 70673132 335f6665 delete.mpg123_fe │ │ │ │ - 0x000076c8 6564006d 70673132 335f7374 72657272 ed.mpg123_strerr │ │ │ │ - 0x000076d8 6f720061 35325f66 72656500 6135325f or.a52_free.a52_ │ │ │ │ - 0x000076e8 626c6f63 6b006135 325f696e 69740061 block.a52_init.a │ │ │ │ - 0x000076f8 35325f73 796e6369 6e666f00 6135325f 52_syncinfo.a52_ │ │ │ │ - 0x00007708 6672616d 65006135 325f6479 6e726e67 frame.a52_dynrng │ │ │ │ - 0x00007718 00613532 5f73616d 706c6573 006d7065 .a52_samples.mpe │ │ │ │ - 0x00007728 67325f61 6363656c 006d7065 67325f73 g2_accel.mpeg2_s │ │ │ │ - 0x00007738 65745f62 7566006d 70656732 5f706172 et_buf.mpeg2_par │ │ │ │ - 0x00007748 7365006d 70656732 5f627566 66657200 se.mpeg2_buffer. │ │ │ │ - 0x00007758 6d706567 325f696e 6974006d 70656732 mpeg2_init.mpeg2 │ │ │ │ - 0x00007768 5f696e66 6f006d70 6567325f 636c6f73 _info.mpeg2_clos │ │ │ │ - 0x00007778 65006d70 6567325f 63757374 6f6d5f66 e.mpeg2_custom_f │ │ │ │ - 0x00007788 62756600 6d706567 325f736b 69700064 buf.mpeg2_skip.d │ │ │ │ - 0x00007798 63615f66 72616d65 00646361 5f626c6f ca_frame.dca_blo │ │ │ │ - 0x000077a8 636b0064 63615f62 6c6f636b 735f6e75 ck.dca_blocks_nu │ │ │ │ - 0x000077b8 6d006463 615f7379 6e63696e 666f0064 m.dca_syncinfo.d │ │ │ │ - 0x000077c8 63615f66 72656500 6463615f 696e6974 ca_free.dca_init │ │ │ │ - 0x000077d8 00646361 5f73616d 706c6573 004e6541 .dca_samples.NeA │ │ │ │ - 0x000077e8 41434465 63436c6f 7365004e 65414143 ACDecClose.NeAAC │ │ │ │ - 0x000077f8 44656347 65744375 7272656e 74436f6e DecGetCurrentCon │ │ │ │ - 0x00007808 66696775 72617469 6f6e004e 65414143 figuration.NeAAC │ │ │ │ - 0x00007818 44656353 6574436f 6e666967 75726174 DecSetConfigurat │ │ │ │ - 0x00007828 696f6e00 4e654141 43446563 496e6974 ion.NeAACDecInit │ │ │ │ - 0x00007838 32004e65 41414344 65634465 636f6465 2.NeAACDecDecode │ │ │ │ - 0x00007848 004e6541 41434465 634f7065 6e004e65 .NeAACDecOpen.Ne │ │ │ │ - 0x00007858 41414344 65634765 74457272 6f724d65 AACDecGetErrorMe │ │ │ │ - 0x00007868 73736167 65004e65 41414344 6563496e ssage.NeAACDecIn │ │ │ │ - 0x00007878 69740062 7332625f 63726f73 735f6665 it.bs2b_cross_fe │ │ │ │ - 0x00007888 65645f73 31366c65 00627332 625f6372 ed_s16le.bs2b_cr │ │ │ │ - 0x00007898 6f73735f 66656564 5f733136 62650062 oss_feed_s16be.b │ │ │ │ - 0x000078a8 7332625f 7365745f 6c657665 6c5f6665 s2b_set_level_fe │ │ │ │ - 0x000078b8 65640062 7332625f 636c6f73 65006273 ed.bs2b_close.bs │ │ │ │ - 0x000078c8 32625f63 726f7373 5f666565 645f7532 2b_cross_feed_u2 │ │ │ │ - 0x000078d8 346c6500 62733262 5f63726f 73735f66 4le.bs2b_cross_f │ │ │ │ - 0x000078e8 6565645f 75323462 65006273 32625f63 eed_u24be.bs2b_c │ │ │ │ - 0x000078f8 726f7373 5f666565 645f7332 346c6500 ross_feed_s24le. │ │ │ │ - 0x00007908 62733262 5f63726f 73735f66 6565645f bs2b_cross_feed_ │ │ │ │ - 0x00007918 66006273 32625f63 726f7373 5f666565 f.bs2b_cross_fee │ │ │ │ - 0x00007928 645f666c 65006273 32625f63 726f7373 d_fle.bs2b_cross │ │ │ │ - 0x00007938 5f666565 645f7332 34626500 62733262 _feed_s24be.bs2b │ │ │ │ - 0x00007948 5f63726f 73735f66 6565645f 66626500 _cross_feed_fbe. │ │ │ │ - 0x00007958 62733262 5f676574 5f6c6576 656c5f66 bs2b_get_level_f │ │ │ │ - 0x00007968 63757400 62733262 5f6f7065 6e006273 cut.bs2b_open.bs │ │ │ │ - 0x00007978 32625f63 726f7373 5f666565 645f7538 2b_cross_feed_u8 │ │ │ │ - 0x00007988 00627332 625f6372 6f73735f 66656564 .bs2b_cross_feed │ │ │ │ - 0x00007998 5f753332 6c650062 7332625f 7365745f _u32le.bs2b_set_ │ │ │ │ - 0x000079a8 6c657665 6c006273 32625f63 726f7373 level.bs2b_cross │ │ │ │ - 0x000079b8 5f666565 645f7533 32626500 62733262 _feed_u32be.bs2b │ │ │ │ - 0x000079c8 5f736574 5f737261 74650062 7332625f _set_srate.bs2b_ │ │ │ │ - 0x000079d8 6765745f 6c657665 6c5f6665 65640062 get_level_feed.b │ │ │ │ - 0x000079e8 7332625f 63726f73 735f6665 65645f73 s2b_cross_feed_s │ │ │ │ - 0x000079f8 33326c65 00627332 625f6372 6f73735f 32le.bs2b_cross_ │ │ │ │ - 0x00007a08 66656564 5f753136 6c650062 7332625f feed_u16le.bs2b_ │ │ │ │ - 0x00007a18 63726f73 735f6665 65645f73 38006273 cross_feed_s8.bs │ │ │ │ - 0x00007a28 32625f63 726f7373 5f666565 645f7333 2b_cross_feed_s3 │ │ │ │ - 0x00007a38 32626500 62733262 5f63726f 73735f66 2be.bs2b_cross_f │ │ │ │ - 0x00007a48 6565645f 75313662 65006273 32625f73 eed_u16be.bs2b_s │ │ │ │ - 0x00007a58 65745f6c 6576656c 5f666375 74007377 et_level_fcut.sw │ │ │ │ - 0x00007a68 735f696e 69745f63 6f6e7465 78740073 s_init_context.s │ │ │ │ - 0x00007a78 77735f67 65744361 63686564 436f6e74 ws_getCachedCont │ │ │ │ - 0x00007a88 65787400 7377735f 7363616c 65566563 ext.sws_scaleVec │ │ │ │ - 0x00007a98 00737773 5f736361 6c650073 77735f67 .sws_scale.sws_g │ │ │ │ - 0x00007aa8 65744761 75737369 616e5665 63007377 etGaussianVec.sw │ │ │ │ - 0x00007ab8 735f6765 74436f6e 74657874 00737773 s_getContext.sws │ │ │ │ - 0x00007ac8 5f6e6f72 6d616c69 7a655665 63007377 _normalizeVec.sw │ │ │ │ - 0x00007ad8 735f636f 6e766572 7450616c 65747465 s_convertPalette │ │ │ │ - 0x00007ae8 38546f50 61636b65 64333200 7377735f 8ToPacked32.sws_ │ │ │ │ - 0x00007af8 73657443 6f6c6f72 73706163 65446574 setColorspaceDet │ │ │ │ - 0x00007b08 61696c73 00737773 5f676574 44656661 ails.sws_getDefa │ │ │ │ - 0x00007b18 756c7446 696c7465 72007377 735f6672 ultFilter.sws_fr │ │ │ │ - 0x00007b28 65655665 63007377 735f636f 6e766572 eeVec.sws_conver │ │ │ │ - 0x00007b38 7450616c 65747465 38546f50 61636b65 tPalette8ToPacke │ │ │ │ - 0x00007b48 64323400 7377735f 66726565 436f6e74 d24.sws_freeCont │ │ │ │ - 0x00007b58 65787400 7377735f 67657443 6f6c6f72 ext.sws_getColor │ │ │ │ - 0x00007b68 73706163 65446574 61696c73 00737773 spaceDetails.sws │ │ │ │ - 0x00007b78 5f616c6c 6f635f63 6f6e7465 78740073 _alloc_context.s │ │ │ │ - 0x00007b88 77735f66 72656546 696c7465 72007377 ws_freeFilter.sw │ │ │ │ - 0x00007b98 725f696e 69740073 77725f63 6f6e7665 r_init.swr_conve │ │ │ │ - 0x00007ba8 72740073 77725f61 6c6c6f63 00737772 rt.swr_alloc.swr │ │ │ │ - 0x00007bb8 5f667265 65006476 646e6176 5f637572 _free.dvdnav_cur │ │ │ │ - 0x00007bc8 72656e74 5f746974 6c655f69 6e666f00 rent_title_info. │ │ │ │ - 0x00007bd8 6476646e 61765f61 6e676c65 5f636861 dvdnav_angle_cha │ │ │ │ - 0x00007be8 6e676500 6476646e 61765f73 74696c6c nge.dvdnav_still │ │ │ │ - 0x00007bf8 5f736b69 70006476 646e6176 5f776169 _skip.dvdnav_wai │ │ │ │ - 0x00007c08 745f736b 69700064 76646e61 765f636c t_skip.dvdnav_cl │ │ │ │ - 0x00007c18 6f736500 6476646e 61765f67 65745f63 ose.dvdnav_get_c │ │ │ │ - 0x00007c28 75727265 6e745f6e 61765f70 63690064 urrent_nav_pci.d │ │ │ │ - 0x00007c38 76646e61 765f6465 73637269 62655f74 vdnav_describe_t │ │ │ │ - 0x00007c48 69746c65 5f636861 70746572 73006476 itle_chapters.dv │ │ │ │ - 0x00007c58 646e6176 5f69735f 646f6d61 696e5f76 dnav_is_domain_v │ │ │ │ - 0x00007c68 74730064 76646e61 765f6765 745f6375 ts.dvdnav_get_cu │ │ │ │ - 0x00007c78 7272656e 745f7469 6d650064 76646e61 rrent_time.dvdna │ │ │ │ - 0x00007c88 765f7365 745f7265 61646168 6561645f v_set_readahead_ │ │ │ │ - 0x00007c98 666c6167 00647664 6e61765f 74696d65 flag.dvdnav_time │ │ │ │ - 0x00007ca8 5f736561 72636800 6476646e 61765f70 _search.dvdnav_p │ │ │ │ - 0x00007cb8 6172745f 706c6179 00647664 6e61765f art_play.dvdnav_ │ │ │ │ - 0x00007cc8 6765745f 6e657874 5f626c6f 636b0064 get_next_block.d │ │ │ │ - 0x00007cd8 76646e61 765f7365 745f5047 435f706f vdnav_set_PGC_po │ │ │ │ - 0x00007ce8 73697469 6f6e696e 675f666c 61670064 sitioning_flag.d │ │ │ │ - 0x00007cf8 76646e61 765f6765 745f616e 676c655f vdnav_get_angle_ │ │ │ │ - 0x00007d08 696e666f 00647664 6e61765f 6572725f info.dvdnav_err_ │ │ │ │ - 0x00007d18 746f5f73 7472696e 67006176 666f726d to_string.avform │ │ │ │ - 0x00007d28 61745f6e 6574776f 726b5f69 6e697400 at_network_init. │ │ │ │ - 0x00007d38 6176666f 726d6174 5f636f6e 66696775 avformat_configu │ │ │ │ - 0x00007d48 72617469 6f6e0061 76696f5f 73697a65 ration.avio_size │ │ │ │ - 0x00007d58 00617666 6f726d61 745f6765 745f7269 .avformat_get_ri │ │ │ │ - 0x00007d68 66665f76 6964656f 5f746167 73006176 ff_video_tags.av │ │ │ │ - 0x00007d78 666f726d 61745f63 6c6f7365 5f696e70 format_close_inp │ │ │ │ - 0x00007d88 75740061 76666f72 6d61745f 616c6c6f ut.avformat_allo │ │ │ │ - 0x00007d98 635f636f 6e746578 74006176 5f736565 c_context.av_see │ │ │ │ - 0x00007da8 6b5f6672 616d6500 6176666f 726d6174 k_frame.avformat │ │ │ │ - 0x00007db8 5f6e6577 5f737472 65616d00 6176666f _new_stream.avfo │ │ │ │ - 0x00007dc8 726d6174 5f66696e 645f7374 7265616d rmat_find_stream │ │ │ │ - 0x00007dd8 5f696e66 6f006176 696f5f72 65616400 _info.avio_read. │ │ │ │ - 0x00007de8 61765f63 6f646563 5f676574 5f746167 av_codec_get_tag │ │ │ │ - 0x00007df8 00617669 6f5f616c 6c6f635f 636f6e74 .avio_alloc_cont │ │ │ │ - 0x00007e08 65787400 6176696f 5f777269 74650061 ext.avio_write.a │ │ │ │ - 0x00007e18 76696f5f 636c6f73 65006176 5f636f64 vio_close.av_cod │ │ │ │ - 0x00007e28 65635f67 65745f69 64006176 666f726d ec_get_id.avform │ │ │ │ - 0x00007e38 61745f6f 70656e5f 696e7075 74006176 at_open_input.av │ │ │ │ - 0x00007e48 5f64656d 75786572 5f697465 72617465 _demuxer_iterate │ │ │ │ - 0x00007e58 00617666 6f726d61 745f6672 65655f63 .avformat_free_c │ │ │ │ - 0x00007e68 6f6e7465 78740061 76696f5f 7365656b ontext.avio_seek │ │ │ │ - 0x00007e78 00617666 6f726d61 745f7772 6974655f .avformat_write_ │ │ │ │ - 0x00007e88 68656164 65720061 765f7072 6f62655f header.av_probe_ │ │ │ │ - 0x00007e98 696e7075 745f666f 726d6174 32006176 input_format2.av │ │ │ │ - 0x00007ea8 696f5f66 6c757368 0061765f 77726974 io_flush.av_writ │ │ │ │ - 0x00007eb8 655f7472 61696c65 72006176 5f737472 e_trailer.av_str │ │ │ │ - 0x00007ec8 65616d5f 6765745f 73696465 5f646174 eam_get_side_dat │ │ │ │ - 0x00007ed8 61006176 666f726d 61745f76 65727369 a.avformat_versi │ │ │ │ - 0x00007ee8 6f6e0061 76696f5f 6f70656e 32006176 on.avio_open2.av │ │ │ │ - 0x00007ef8 5f66696e 645f696e 7075745f 666f726d _find_input_form │ │ │ │ - 0x00007f08 61740061 765f7772 6974655f 6672616d at.av_write_fram │ │ │ │ - 0x00007f18 65006176 5f677565 73735f66 6f726d61 e.av_guess_forma │ │ │ │ - 0x00007f28 74006176 5f726561 645f6672 616d6500 t.av_read_frame. │ │ │ │ - 0x00007f38 6176666f 726d6174 5f676574 5f726966 avformat_get_rif │ │ │ │ - 0x00007f48 665f6175 64696f5f 74616773 00675f6f f_audio_tags.g_o │ │ │ │ - 0x00007f58 626a6563 745f756e 72656600 78766964 bject_unref.xvid │ │ │ │ - 0x00007f68 5f676c6f 62616c00 6176636f 6465635f _global.avcodec_ │ │ │ │ - 0x00007f78 6465636f 64655f73 75627469 746c6532 decode_subtitle2 │ │ │ │ - 0x00007f88 0061765f 70617273 65725f63 6c6f7365 .av_parser_close │ │ │ │ - 0x00007f98 0061765f 7061636b 65745f66 7265655f .av_packet_free_ │ │ │ │ - 0x00007fa8 73696465 5f646174 61006176 636f6465 side_data.avcode │ │ │ │ - 0x00007fb8 635f6f70 656e3200 61767375 62746974 c_open2.avsubtit │ │ │ │ - 0x00007fc8 6c655f66 72656500 61765f70 61727365 le_free.av_parse │ │ │ │ - 0x00007fd8 725f7061 72736532 00617663 6f646563 r_parse2.avcodec │ │ │ │ - 0x00007fe8 5f66696e 645f6465 636f6465 72006176 _find_decoder.av │ │ │ │ - 0x00007ff8 636f6465 635f6465 6661756c 745f6765 codec_default_ge │ │ │ │ - 0x00008008 745f6275 66666572 32006176 636f6465 t_buffer2.avcode │ │ │ │ - 0x00008018 635f616c 6c6f635f 636f6e74 65787433 c_alloc_context3 │ │ │ │ - 0x00008028 0061765f 7061636b 65745f75 6e726566 .av_packet_unref │ │ │ │ - 0x00008038 0061765f 696e6974 5f706163 6b657400 .av_init_packet. │ │ │ │ - 0x00008048 6176636f 6465635f 72656365 6976655f avcodec_receive_ │ │ │ │ - 0x00008058 6672616d 65006176 636f6465 635f7265 frame.avcodec_re │ │ │ │ - 0x00008068 63656976 655f7061 636b6574 00617663 ceive_packet.avc │ │ │ │ - 0x00008078 6f646563 5f666c75 73685f62 75666665 odec_flush_buffe │ │ │ │ - 0x00008088 72730061 76636f64 65635f63 6c6f7365 rs.avcodec_close │ │ │ │ - 0x00008098 00617663 6f646563 5f66696e 645f656e .avcodec_find_en │ │ │ │ - 0x000080a8 636f6465 72006176 5f706172 7365725f coder.av_parser_ │ │ │ │ - 0x000080b8 696e6974 0061765f 7061636b 65745f66 init.av_packet_f │ │ │ │ - 0x000080c8 72656500 6176636f 6465635f 66696e64 ree.avcodec_find │ │ │ │ - 0x000080d8 5f656e63 6f646572 5f62795f 6e616d65 _encoder_by_name │ │ │ │ - 0x000080e8 00617663 6f646563 5f667265 655f636f .avcodec_free_co │ │ │ │ - 0x000080f8 6e746578 74006176 636f6465 635f636f ntext.avcodec_co │ │ │ │ - 0x00008108 6e666967 75726174 696f6e00 6176636f nfiguration.avco │ │ │ │ - 0x00008118 6465635f 73656e64 5f706163 6b657400 dec_send_packet. │ │ │ │ - 0x00008128 61765f70 61636b65 745f6e65 775f7369 av_packet_new_si │ │ │ │ - 0x00008138 64655f64 61746100 61765f70 61636b65 de_data.av_packe │ │ │ │ - 0x00008148 745f616c 6c6f6300 6176636f 6465635f t_alloc.avcodec_ │ │ │ │ - 0x00008158 76657273 696f6e00 6176636f 6465635f version.avcodec_ │ │ │ │ - 0x00008168 73656e64 5f667261 6d650061 76636f64 send_frame.avcod │ │ │ │ - 0x00008178 65635f66 696c6c5f 61756469 6f5f6672 ec_fill_audio_fr │ │ │ │ - 0x00008188 616d6500 61765f70 61636b65 745f6765 ame.av_packet_ge │ │ │ │ - 0x00008198 745f7369 64655f64 61746100 61765f61 t_side_data.av_a │ │ │ │ - 0x000081a8 6c6c6f63 5f766470 6175636f 6e746578 lloc_vdpaucontex │ │ │ │ - 0x000081b8 74006176 636f6465 635f6669 6e645f64 t.avcodec_find_d │ │ │ │ - 0x000081c8 65636f64 65725f62 795f6e61 6d650061 ecoder_by_name.a │ │ │ │ - 0x000081d8 76636f64 65635f61 6c69676e 5f64696d vcodec_align_dim │ │ │ │ - 0x000081e8 656e7369 6f6e7300 6176636f 6465635f ensions.avcodec_ │ │ │ │ - 0x000081f8 64656661 756c745f 6765745f 666f726d default_get_form │ │ │ │ - 0x00008208 61740058 4f70656e 44697370 6c617900 at.XOpenDisplay. │ │ │ │ - 0x00008218 58436c6f 73654469 73706c61 79005844 XCloseDisplay.XD │ │ │ │ - 0x00008228 6973706c 61794e61 6d650076 64705f64 isplayName.vdp_d │ │ │ │ - 0x00008238 65766963 655f6372 65617465 5f783131 evice_create_x11 │ │ │ │ - 0x00008248 0061765f 6c6f6700 61765f6f 70745f73 .av_log.av_opt_s │ │ │ │ - 0x00008258 65745f64 6f75626c 65006176 5f6f7074 et_double.av_opt │ │ │ │ - 0x00008268 5f736574 0061765f 62756666 65725f75 _set.av_buffer_u │ │ │ │ - 0x00008278 6e726566 0061765f 7368615f 696e6974 nref.av_sha_init │ │ │ │ - 0x00008288 0061765f 64696374 5f736574 0061765f .av_dict_set.av_ │ │ │ │ - 0x00008298 6368616e 6e656c5f 6c61796f 75745f64 channel_layout_d │ │ │ │ - 0x000082a8 65666175 6c740061 765f6469 765f7100 efault.av_div_q. │ │ │ │ - 0x000082b8 61765f73 74726c63 70790061 765f6c6f av_strlcpy.av_lo │ │ │ │ - 0x000082c8 675f7365 745f6c65 76656c00 61765f66 g_set_level.av_f │ │ │ │ - 0x000082d8 69666f5f 72656164 0061765f 7374726c ifo_read.av_strl │ │ │ │ - 0x000082e8 63617400 61765f72 65736361 6c655f71 cat.av_rescale_q │ │ │ │ - 0x000082f8 0061765f 6672616d 655f616c 6c6f6300 .av_frame_alloc. │ │ │ │ - 0x00008308 61765f61 65735f73 697a6500 61765f6c av_aes_size.av_l │ │ │ │ - 0x00008318 6f673200 61765f73 74726e63 61736563 og2.av_strncasec │ │ │ │ - 0x00008328 6d700061 765f6d64 355f7570 64617465 mp.av_md5_update │ │ │ │ - 0x00008338 0061765f 66726565 70006176 5f617370 .av_freep.av_asp │ │ │ │ - 0x00008348 72696e74 66006176 5f676574 5f627974 rintf.av_get_byt │ │ │ │ - 0x00008358 65735f70 65725f73 616d706c 65006176 es_per_sample.av │ │ │ │ - 0x00008368 5f6d616c 6c6f637a 0061765f 6669666f _mallocz.av_fifo │ │ │ │ - 0x00008378 5f726561 645f746f 5f636200 61765f6f _read_to_cb.av_o │ │ │ │ - 0x00008388 70745f73 65745f73 616d706c 655f666d pt_set_sample_fm │ │ │ │ - 0x00008398 74006176 5f657870 725f7061 72736500 t.av_expr_parse. │ │ │ │ - 0x000083a8 61765f66 6173745f 6d616c6c 6f630061 av_fast_malloc.a │ │ │ │ - 0x000083b8 765f6f70 745f7365 745f696e 74006176 v_opt_set_int.av │ │ │ │ - 0x000083c8 5f676574 5f706163 6b65645f 73616d70 _get_packed_samp │ │ │ │ - 0x000083d8 6c655f66 6d740061 765f6d61 6c6c6f63 le_fmt.av_malloc │ │ │ │ - 0x000083e8 5f617272 61790061 765f7368 615f7570 _array.av_sha_up │ │ │ │ - 0x000083f8 64617465 0061765f 64696374 5f706172 date.av_dict_par │ │ │ │ - 0x00008408 73655f73 7472696e 67006176 5f627566 se_string.av_buf │ │ │ │ - 0x00008418 6665725f 616c6c6f 63006176 5f666966 fer_alloc.av_fif │ │ │ │ - 0x00008428 6f5f6361 6e5f7265 61640061 765f7374 o_can_read.av_st │ │ │ │ - 0x00008438 726e6475 70006176 5f736861 5f73697a rndup.av_sha_siz │ │ │ │ - 0x00008448 65006176 5f706978 5f666d74 5f636f75 e.av_pix_fmt_cou │ │ │ │ - 0x00008458 6e745f70 6c616e65 73006176 5f643271 nt_planes.av_d2q │ │ │ │ - 0x00008468 0061765f 6c7a6f31 785f6465 636f6465 .av_lzo1x_decode │ │ │ │ - 0x00008478 0061765f 6669666f 5f777269 74650061 .av_fifo_write.a │ │ │ │ - 0x00008488 765f7069 785f666d 745f6465 73635f67 v_pix_fmt_desc_g │ │ │ │ - 0x00008498 65740061 765f6672 65650061 765f6672 et.av_free.av_fr │ │ │ │ - 0x000084a8 616d655f 66726565 0061765f 6d64355f ame_free.av_md5_ │ │ │ │ - 0x000084b8 696e6974 0061765f 73616d70 6c655f66 init.av_sample_f │ │ │ │ - 0x000084c8 6d745f69 735f706c 616e6172 0061765f mt_is_planar.av_ │ │ │ │ - 0x000084d8 6d64355f 66696e61 6c006176 5f657870 md5_final.av_exp │ │ │ │ - 0x000084e8 725f6576 616c0061 765f6d64 355f7375 r_eval.av_md5_su │ │ │ │ - 0x000084f8 6d006176 5f627566 6665725f 72656600 m.av_buffer_ref. │ │ │ │ - 0x00008508 61765f66 69666f5f 63616e5f 77726974 av_fifo_can_writ │ │ │ │ - 0x00008518 65006176 5f646963 745f6672 65650061 e.av_dict_free.a │ │ │ │ - 0x00008528 765f6c6f 675f7365 745f6361 6c6c6261 v_log_set_callba │ │ │ │ - 0x00008538 636b0061 765f6165 735f696e 69740061 ck.av_aes_init.a │ │ │ │ - 0x00008548 765f7374 72636173 65636d70 0061765f v_strcasecmp.av_ │ │ │ │ - 0x00008558 6672616d 655f756e 72656600 61765f64 frame_unref.av_d │ │ │ │ - 0x00008568 6963745f 636f756e 74006176 5f676364 ict_count.av_gcd │ │ │ │ - 0x00008578 0061765f 6669666f 5f726573 65743200 .av_fifo_reset2. │ │ │ │ - 0x00008588 61765f6d 616c6c6f 63006176 5f6f7074 av_malloc.av_opt │ │ │ │ - 0x00008598 5f73686f 77320061 765f6669 666f5f61 _show2.av_fifo_a │ │ │ │ - 0x000085a8 6c6c6f63 32006176 5f646973 706c6179 lloc2.av_display │ │ │ │ - 0x000085b8 5f726f74 6174696f 6e5f6765 74006176 _rotation_get.av │ │ │ │ - 0x000085c8 5f696d61 67655f66 696c6c5f 6c696e65 _image_fill_line │ │ │ │ - 0x000085d8 73697a65 73006176 5f736861 5f66696e sizes.av_sha_fin │ │ │ │ - 0x000085e8 616c0061 765f6469 63745f67 65740061 al.av_dict_get.a │ │ │ │ - 0x000085f8 765f6d64 355f616c 6c6f6300 61765f62 v_md5_alloc.av_b │ │ │ │ - 0x00008608 75666665 725f6372 65617465 0061765f uffer_create.av_ │ │ │ │ - 0x00008618 6669666f 5f667265 65703200 61765f6f fifo_freep2.av_o │ │ │ │ - 0x00008628 70745f73 65745f63 686c6179 6f757400 pt_set_chlayout. │ │ │ │ - 0x00008638 61765f61 65735f63 72797074 0061765f av_aes_crypt.av_ │ │ │ │ - 0x00008648 62617365 36345f65 6e636f64 65007070 base64_encode.pp │ │ │ │ - 0x00008658 5f667265 655f6d6f 64650070 705f706f _free_mode.pp_po │ │ │ │ - 0x00008668 73747072 6f636573 73007070 5f68656c stprocess.pp_hel │ │ │ │ - 0x00008678 70007070 5f676574 5f636f6e 74657874 p.pp_get_context │ │ │ │ - 0x00008688 0070705f 6765745f 6d6f6465 5f62795f .pp_get_mode_by_ │ │ │ │ - 0x00008698 6e616d65 5f616e64 5f717561 6c697479 name_and_quality │ │ │ │ - 0x000086a8 0070705f 66726565 5f636f6e 74657874 .pp_free_context │ │ │ │ - 0x000086b8 0064765f 6465636f 6465725f 66726565 .dv_decoder_free │ │ │ │ - 0x000086c8 0064765f 6465636f 6465725f 6e657700 .dv_decoder_new. │ │ │ │ - 0x000086d8 64765f70 61727365 5f686561 64657200 dv_parse_header. │ │ │ │ - 0x000086e8 64765f64 65636f64 655f6675 6c6c5f61 dv_decode_full_a │ │ │ │ - 0x000086f8 7564696f 0064765f 6465636f 64655f66 udio.dv_decode_f │ │ │ │ - 0x00008708 756c6c5f 6672616d 65007876 69645f64 ull_frame.xvid_d │ │ │ │ - 0x00008718 65636f72 65006476 646e6176 5f6f7065 ecore.dvdnav_ope │ │ │ │ - 0x00008728 6e006476 646e6176 5f617564 696f5f73 n.dvdnav_audio_s │ │ │ │ - 0x00008738 74726561 6d5f666f 726d6174 00647664 tream_format.dvd │ │ │ │ - 0x00008748 6e61765f 6765745f 76696465 6f5f6173 nav_get_video_as │ │ │ │ - 0x00008758 70656374 00647664 6e61765f 73656374 pect.dvdnav_sect │ │ │ │ - 0x00008768 6f725f73 65617263 68006476 646e6176 or_search.dvdnav │ │ │ │ - 0x00008778 5f676574 5f6e756d 6265725f 6f665f70 _get_number_of_p │ │ │ │ - 0x00008788 61727473 00647664 6e61765f 6d6f7573 arts.dvdnav_mous │ │ │ │ - 0x00008798 655f7365 6c656374 00647664 6e61765f e_select.dvdnav_ │ │ │ │ - 0x000087a8 6c6f7765 725f6275 74746f6e 5f73656c lower_button_sel │ │ │ │ - 0x000087b8 65637400 6476646e 61765f67 65745f6e ect.dvdnav_get_n │ │ │ │ - 0x000087c8 756d6265 725f6f66 5f746974 6c657300 umber_of_titles. │ │ │ │ - 0x000087d8 6476646e 61765f75 70706572 5f627574 dvdnav_upper_but │ │ │ │ - 0x000087e8 746f6e5f 73656c65 63740064 76646e61 ton_select.dvdna │ │ │ │ - 0x000087f8 765f7370 755f7374 7265616d 5f746f5f v_spu_stream_to_ │ │ │ │ - 0x00008808 6c616e67 00647664 6e61765f 6765745f lang.dvdnav_get_ │ │ │ │ - 0x00008818 63757272 656e745f 68696768 6c696768 current_highligh │ │ │ │ - 0x00008828 74006476 646e6176 5f676574 5f706f73 t.dvdnav_get_pos │ │ │ │ - 0x00008838 6974696f 6e006476 646e6176 5f617564 ition.dvdnav_aud │ │ │ │ - 0x00008848 696f5f73 74726561 6d5f746f 5f6c616e io_stream_to_lan │ │ │ │ - 0x00008858 67006476 646e6176 5f676574 5f6e6578 g.dvdnav_get_nex │ │ │ │ - 0x00008868 745f7374 696c6c5f 666c6167 00647664 t_still_flag.dvd │ │ │ │ - 0x00008878 6e61765f 6765745f 7469746c 655f7374 nav_get_title_st │ │ │ │ - 0x00008888 72696e67 00647664 6e61765f 6c656674 ring.dvdnav_left │ │ │ │ - 0x00008898 5f627574 746f6e5f 73656c65 63740064 _button_select.d │ │ │ │ - 0x000088a8 76646e61 765f6d65 6e755f63 616c6c00 vdnav_menu_call. │ │ │ │ - 0x000088b8 6476646e 61765f74 69746c65 5f706c61 dvdnav_title_pla │ │ │ │ - 0x000088c8 79006476 646e6176 5f617564 696f5f73 y.dvdnav_audio_s │ │ │ │ - 0x000088d8 74726561 6d5f6368 616e6e65 6c730064 tream_channels.d │ │ │ │ - 0x000088e8 76646e61 765f6275 74746f6e 5f616374 vdnav_button_act │ │ │ │ - 0x000088f8 69766174 65006476 646e6176 5f6d6f75 ivate.dvdnav_mou │ │ │ │ - 0x00008908 73655f61 63746976 61746500 6476646e se_activate.dvdn │ │ │ │ - 0x00008918 61765f67 65745f61 7564696f 5f6c6f67 av_get_audio_log │ │ │ │ - 0x00008928 6963616c 5f737472 65616d00 6476646e ical_stream.dvdn │ │ │ │ - 0x00008938 61765f67 65745f73 70755f6c 6f676963 av_get_spu_logic │ │ │ │ - 0x00008948 616c5f73 74726561 6d006476 646e6176 al_stream.dvdnav │ │ │ │ - 0x00008958 5f726967 68745f62 7574746f 6e5f7365 _right_button_se │ │ │ │ - 0x00008968 6c656374 00617461 6e320074 616e0070 lect.atan2.tan.p │ │ │ │ - 0x00008978 6f770072 696e7400 6c6f6731 30007369 ow.rint.log10.si │ │ │ │ - 0x00008988 6e007371 72746600 73696e63 6f730065 n.sqrtf.sincos.e │ │ │ │ - 0x00008998 7870006c 72696e74 66006365 696c0063 xp.lrintf.ceil.c │ │ │ │ - 0x000089a8 65696c66 00737172 7400666c 6f6f7200 eilf.sqrt.floor. │ │ │ │ - 0x000089b8 58467265 65005847 65745669 7375616c XFree.XGetVisual │ │ │ │ - 0x000089c8 496e666f 00584765 74457272 6f724461 Info.XGetErrorDa │ │ │ │ - 0x000089d8 74616261 73655465 78740058 466c7573 tabaseText.XFlus │ │ │ │ - 0x000089e8 68004450 4d534469 7361626c 65004450 h.DPMSDisable.DP │ │ │ │ - 0x000089f8 4d53456e 61626c65 00585368 6d517565 MSEnable.XShmQue │ │ │ │ - 0x00008a08 72794578 74656e73 696f6e00 44504d53 ryExtension.DPMS │ │ │ │ - 0x00008a18 496e666f 00585368 61706551 75657279 Info.XShapeQuery │ │ │ │ - 0x00008a28 45787465 6e73696f 6e005853 68617065 Extension.XShape │ │ │ │ - 0x00008a38 51756572 79566572 73696f6e 00585368 QueryVersion.XSh │ │ │ │ - 0x00008a48 6d476574 4576656e 74426173 65005853 mGetEventBase.XS │ │ │ │ - 0x00008a58 686d5175 65727956 65727369 6f6e0044 hmQueryVersion.D │ │ │ │ - 0x00008a68 504d5351 75657279 45787465 6e73696f PMSQueryExtensio │ │ │ │ - 0x00008a78 6e005853 686d5075 74496d61 67650058 n.XShmPutImage.X │ │ │ │ - 0x00008a88 53686d44 65746163 68005853 686d4174 ShmDetach.XShmAt │ │ │ │ - 0x00008a98 74616368 00585368 61706543 6f6d6269 tach.XShapeCombi │ │ │ │ - 0x00008aa8 6e654d61 736b0058 53686d43 72656174 neMask.XShmCreat │ │ │ │ - 0x00008ab8 65496d61 67650044 504d5346 6f726365 eImage.DPMSForce │ │ │ │ - 0x00008ac8 4c657665 6c005843 6f6e7665 72745365 Level.XConvertSe │ │ │ │ - 0x00008ad8 6c656374 696f6e00 58476574 57696e64 lection.XGetWind │ │ │ │ - 0x00008ae8 6f774174 74726962 75746573 00585365 owAttributes.XSe │ │ │ │ - 0x00008af8 74574d48 696e7473 00585365 74466f72 tWMHints.XSetFor │ │ │ │ - 0x00008b08 6567726f 756e6400 58477261 624b6579 eground.XGrabKey │ │ │ │ - 0x00008b18 626f6172 64005843 72656174 65496d61 board.XCreateIma │ │ │ │ - 0x00008b28 67650058 57697468 64726177 57696e64 ge.XWithdrawWind │ │ │ │ - 0x00008b38 6f770058 47657445 72726f72 54657874 ow.XGetErrorText │ │ │ │ - 0x00008b48 00584372 65617465 4269746d 61704672 .XCreateBitmapFr │ │ │ │ - 0x00008b58 6f6d4461 74610058 4d617463 68566973 omData.XMatchVis │ │ │ │ - 0x00008b68 75616c49 6e666f00 58436c65 61725769 ualInfo.XClearWi │ │ │ │ - 0x00008b78 6e646f77 00585075 74426163 6b457665 ndow.XPutBackEve │ │ │ │ - 0x00008b88 6e740058 44656c65 74655072 6f706572 nt.XDeleteProper │ │ │ │ - 0x00008b98 74790058 4e657874 4576656e 74005847 ty.XNextEvent.XG │ │ │ │ - 0x00008ba8 72616250 6f696e74 65720058 556e6d61 rabPointer.XUnma │ │ │ │ - 0x00008bb8 7057696e 646f7700 58446573 74726f79 pWindow.XDestroy │ │ │ │ - 0x00008bc8 57696e64 6f770058 53796e63 00585365 Window.XSync.XSe │ │ │ │ - 0x00008bd8 74537461 6e646172 6450726f 70657274 tStandardPropert │ │ │ │ - 0x00008be8 69657300 584d6170 57696e64 6f770058 ies.XMapWindow.X │ │ │ │ - 0x00008bf8 43686563 6b547970 65645769 6e646f77 CheckTypedWindow │ │ │ │ - 0x00008c08 4576656e 74005847 6574574d 48696e74 Event.XGetWMHint │ │ │ │ - 0x00008c18 73005843 68616e67 6557696e 646f7741 s.XChangeWindowA │ │ │ │ - 0x00008c28 74747269 62757465 73005847 6574574d ttributes.XGetWM │ │ │ │ - 0x00008c38 4e6f726d 616c4869 6e747300 58536574 NormalHints.XSet │ │ │ │ - 0x00008c48 574d4e6f 726d616c 48696e74 73005855 WMNormalHints.XU │ │ │ │ - 0x00008c58 6e677261 624b6579 626f6172 64005847 ngrabKeyboard.XG │ │ │ │ - 0x00008c68 6574496d 61676500 58437265 61746557 etImage.XCreateW │ │ │ │ - 0x00008c78 696e646f 77005853 65744572 726f7248 indow.XSetErrorH │ │ │ │ - 0x00008c88 616e646c 65720058 4d6f7665 52657369 andler.XMoveResi │ │ │ │ - 0x00008c98 7a655769 6e646f77 0058416c 6c6f634e zeWindow.XAllocN │ │ │ │ - 0x00008ca8 616d6564 436f6c6f 72005841 6c6c6f63 amedColor.XAlloc │ │ │ │ - 0x00008cb8 574d4869 6e747300 58526573 697a6557 WMHints.XResizeW │ │ │ │ - 0x00008cc8 696e646f 77005853 6574574d 50726f74 indow.XSetWMProt │ │ │ │ - 0x00008cd8 6f636f6c 73005843 72656174 65506978 ocols.XCreatePix │ │ │ │ - 0x00008ce8 6d617043 7572736f 72005853 6574436c mapCursor.XSetCl │ │ │ │ - 0x00008cf8 61737348 696e7400 58496e74 65726e41 assHint.XInternA │ │ │ │ - 0x00008d08 746f6d00 58467265 65437572 736f7200 tom.XFreeCursor. │ │ │ │ - 0x00008d18 58436861 6e676550 726f7065 72747900 XChangeProperty. │ │ │ │ - 0x00008d28 58536574 5472616e 7369656e 74466f72 XSetTransientFor │ │ │ │ - 0x00008d38 48696e74 00585472 616e736c 61746543 Hint.XTranslateC │ │ │ │ - 0x00008d48 6f6f7264 696e6174 65730058 53657457 oordinates.XSetW │ │ │ │ - 0x00008d58 696e646f 77426163 6b67726f 756e6400 indowBackground. │ │ │ │ - 0x00008d68 584c6f6f 6b757053 7472696e 67005853 XLookupString.XS │ │ │ │ - 0x00008d78 656e6445 76656e74 00584765 7441746f endEvent.XGetAto │ │ │ │ - 0x00008d88 6d4e616d 65005849 6e737461 6c6c436f mName.XInstallCo │ │ │ │ - 0x00008d98 6c6f726d 61700058 52616973 6557696e lormap.XRaiseWin │ │ │ │ - 0x00008da8 646f7700 58507574 496d6167 65005847 dow.XPutImage.XG │ │ │ │ - 0x00008db8 65744765 6f6d6574 72790058 50656e64 etGeometry.XPend │ │ │ │ - 0x00008dc8 696e6700 58467265 65474300 58566973 ing.XFreeGC.XVis │ │ │ │ - 0x00008dd8 75616c49 4446726f 6d566973 75616c00 ualIDFromVisual. │ │ │ │ - 0x00008de8 5853746f 7265436f 6c6f7273 00585365 XStoreColors.XSe │ │ │ │ - 0x00008df8 6c656374 496e7075 74005846 72656543 lectInput.XFreeC │ │ │ │ - 0x00008e08 6f6c6f72 73005843 72656174 65436f6c olors.XCreateCol │ │ │ │ - 0x00008e18 6f726d61 70005847 65745365 6c656374 ormap.XGetSelect │ │ │ │ - 0x00008e28 696f6e4f 776e6572 00584d6f 76655769 ionOwner.XMoveWi │ │ │ │ - 0x00008e38 6e646f77 00585365 74496e70 7574466f ndow.XSetInputFo │ │ │ │ - 0x00008e48 63757300 58526573 65745363 7265656e cus.XResetScreen │ │ │ │ - 0x00008e58 53617665 72005846 72656550 69786d61 Saver.XFreePixma │ │ │ │ - 0x00008e68 70005853 65744261 636b6772 6f756e64 p.XSetBackground │ │ │ │ - 0x00008e78 0058556e 67726162 506f696e 74657200 .XUngrabPointer. │ │ │ │ - 0x00008e88 58536574 57696e64 6f774261 636b6772 XSetWindowBackgr │ │ │ │ - 0x00008e98 6f756e64 5069786d 61700058 53746f72 oundPixmap.XStor │ │ │ │ - 0x00008ea8 654e616d 65005853 6574574d 49636f6e eName.XSetWMIcon │ │ │ │ - 0x00008eb8 4e616d65 00584372 65617465 47430058 Name.XCreateGC.X │ │ │ │ - 0x00008ec8 46696c6c 52656374 616e676c 65005849 FillRectangle.XI │ │ │ │ - 0x00008ed8 636f6e69 66795769 6e646f77 00584465 conifyWindow.XDe │ │ │ │ - 0x00008ee8 66696e65 43757273 6f720058 4d617052 fineCursor.XMapR │ │ │ │ - 0x00008ef8 61697365 64005847 65745769 6e646f77 aised.XGetWindow │ │ │ │ - 0x00008f08 50726f70 65727479 00586d62 53657457 Property.XmbSetW │ │ │ │ - 0x00008f18 4d50726f 70657274 69657300 58536372 MProperties.XScr │ │ │ │ - 0x00008f28 65656e53 61766572 53757370 656e6400 eenSaverSuspend. │ │ │ │ - 0x00008f38 58536372 65656e53 61766572 51756572 XScreenSaverQuer │ │ │ │ - 0x00008f48 79457874 656e7369 6f6e0058 53637265 yExtension.XScre │ │ │ │ - 0x00008f58 656e5361 76657251 75657279 56657273 enSaverQueryVers │ │ │ │ - 0x00008f68 696f6e00 58764c69 7374496d 61676546 ion.XvListImageF │ │ │ │ - 0x00008f78 6f726d61 74730058 76437265 61746549 ormats.XvCreateI │ │ │ │ - 0x00008f88 6d616765 00587650 7574496d 61676500 mage.XvPutImage. │ │ │ │ - 0x00008f98 58764772 6162506f 72740058 76467265 XvGrabPort.XvFre │ │ │ │ - 0x00008fa8 65416461 70746f72 496e666f 00587651 eAdaptorInfo.XvQ │ │ │ │ - 0x00008fb8 75657279 506f7274 41747472 69627574 ueryPortAttribut │ │ │ │ - 0x00008fc8 65730058 7653686d 50757449 6d616765 es.XvShmPutImage │ │ │ │ - 0x00008fd8 00587651 75657279 45787465 6e73696f .XvQueryExtensio │ │ │ │ - 0x00008fe8 6e005876 53657450 6f727441 74747269 n.XvSetPortAttri │ │ │ │ - 0x00008ff8 62757465 00587653 686d4372 65617465 bute.XvShmCreate │ │ │ │ - 0x00009008 496d6167 65005876 51756572 79456e63 Image.XvQueryEnc │ │ │ │ - 0x00009018 6f64696e 67730058 76467265 65456e63 odings.XvFreeEnc │ │ │ │ - 0x00009028 6f64696e 67496e66 6f005876 47657450 odingInfo.XvGetP │ │ │ │ - 0x00009038 6f727441 74747269 62757465 00587651 ortAttribute.XvQ │ │ │ │ - 0x00009048 75657279 41646170 746f7273 0058696e ueryAdaptors.Xin │ │ │ │ - 0x00009058 6572616d 61497341 63746976 65005869 eramaIsActive.Xi │ │ │ │ - 0x00009068 6e657261 6d615175 65727953 63726565 neramaQueryScree │ │ │ │ - 0x00009078 6e730058 46383656 69644d6f 64655175 ns.XF86VidModeQu │ │ │ │ - 0x00009088 65727945 7874656e 73696f6e 00584638 eryExtension.XF8 │ │ │ │ - 0x00009098 36566964 4d6f6465 53657456 69657750 6VidModeSetViewP │ │ │ │ - 0x000090a8 6f727400 58463836 5669644d 6f646551 ort.XF86VidModeQ │ │ │ │ - 0x000090b8 75657279 56657273 696f6e00 58463836 ueryVersion.XF86 │ │ │ │ - 0x000090c8 5669644d 6f646547 6574416c 6c4d6f64 VidModeGetAllMod │ │ │ │ - 0x000090d8 654c696e 65730058 46383656 69644d6f eLines.XF86VidMo │ │ │ │ - 0x000090e8 64654765 744d6f64 654c696e 65005846 deGetModeLine.XF │ │ │ │ - 0x000090f8 38365669 644d6f64 65537769 74636854 86VidModeSwitchT │ │ │ │ - 0x00009108 6f4d6f64 65005846 38365669 644d6f64 oMode.XF86VidMod │ │ │ │ - 0x00009118 654c6f63 6b4d6f64 65537769 74636800 eLockModeSwitch. │ │ │ │ - 0x00009128 58444741 53657456 69657770 6f727400 XDGASetViewport. │ │ │ │ - 0x00009138 58444741 5365744d 6f646500 58444741 XDGASetMode.XDGA │ │ │ │ - 0x00009148 53796e63 00584447 41436c6f 73654672 Sync.XDGACloseFr │ │ │ │ - 0x00009158 616d6562 75666665 72005844 47414f70 amebuffer.XDGAOp │ │ │ │ - 0x00009168 656e4672 616d6562 75666665 72005844 enFramebuffer.XD │ │ │ │ - 0x00009178 47415175 6572794d 6f646573 0061615f GAQueryModes.aa_ │ │ │ │ - 0x00009188 70617273 656f7074 696f6e73 0061615f parseoptions.aa_ │ │ │ │ - 0x00009198 70757473 0061615f 7265636f 6d6d656e puts.aa_recommen │ │ │ │ - 0x000091a8 646c6f77 0061615f 68696465 63757273 dlow.aa_hidecurs │ │ │ │ - 0x000091b8 6f720061 615f6765 74657665 6e740061 or.aa_getevent.a │ │ │ │ - 0x000091c8 615f636c 6f736500 61615f64 65667061 a_close.aa_defpa │ │ │ │ - 0x000091d8 72616d73 0061615f 64697370 6c617972 rams.aa_displayr │ │ │ │ - 0x000091e8 65636f6d 6d656e64 65640061 615f7265 ecommended.aa_re │ │ │ │ - 0x000091f8 6e646572 0061615f 6175746f 696e6974 nder.aa_autoinit │ │ │ │ - 0x00009208 6b626400 61615f72 65636f6d 6d656e64 kbd.aa_recommend │ │ │ │ - 0x00009218 68690061 615f7265 73697a65 68616e64 hi.aa_resizehand │ │ │ │ - 0x00009228 6c657200 61615f67 65746669 72737400 ler.aa_getfirst. │ │ │ │ - 0x00009238 61615f70 72696e74 66006161 5f726573 aa_printf.aa_res │ │ │ │ - 0x00009248 697a6500 61615f61 75746f69 6e697400 ize.aa_autoinit. │ │ │ │ - 0x00009258 61615f64 65667265 6e646572 70617261 aa_defrenderpara │ │ │ │ - 0x00009268 6d730061 615f6661 73747265 6e646572 ms.aa_fastrender │ │ │ │ - 0x00009278 0061615f 666c7573 68006161 5f676574 .aa_flush.aa_get │ │ │ │ - 0x00009288 72656e64 65727061 72616d73 0061615f renderparams.aa_ │ │ │ │ - 0x00009298 68656c70 00636163 615f6372 65617465 help.caca_create │ │ │ │ - 0x000092a8 5f63616e 76617300 63616361 5f736574 _canvas.caca_set │ │ │ │ - 0x000092b8 5f646973 706c6179 5f746974 6c650063 _display_title.c │ │ │ │ - 0x000092c8 6163615f 6765745f 63616e76 61735f68 aca_get_canvas_h │ │ │ │ - 0x000092d8 65696768 74006361 63615f67 65745f64 eight.caca_get_d │ │ │ │ - 0x000092e8 69746865 725f6368 61727365 745f6c69 ither_charset_li │ │ │ │ - 0x000092f8 73740063 6163615f 7365745f 64697468 st.caca_set_dith │ │ │ │ - 0x00009308 65725f61 6e746961 6c696173 00636163 er_antialias.cac │ │ │ │ - 0x00009318 615f7365 745f6469 74686572 5f616c67 a_set_dither_alg │ │ │ │ - 0x00009328 6f726974 686d0063 6163615f 6765745f orithm.caca_get_ │ │ │ │ - 0x00009338 64697468 65725f63 6f6c6f72 5f6c6973 dither_color_lis │ │ │ │ - 0x00009348 74006361 63615f73 65745f64 69746865 t.caca_set_dithe │ │ │ │ - 0x00009358 725f6368 61727365 74006361 63615f64 r_charset.caca_d │ │ │ │ - 0x00009368 69746865 725f6269 746d6170 00636163 ither_bitmap.cac │ │ │ │ - 0x00009378 615f6672 65655f64 69746865 72006361 a_free_dither.ca │ │ │ │ - 0x00009388 63615f67 65745f65 76656e74 00636163 ca_get_event.cac │ │ │ │ - 0x00009398 615f7365 745f6469 74686572 5f636f6c a_set_dither_col │ │ │ │ - 0x000093a8 6f720063 6163615f 6765745f 64697468 or.caca_get_dith │ │ │ │ - 0x000093b8 65725f61 6e746961 6c696173 5f6c6973 er_antialias_lis │ │ │ │ - 0x000093c8 74006361 63615f70 75745f73 74720063 t.caca_put_str.c │ │ │ │ - 0x000093d8 6163615f 66726565 5f63616e 76617300 aca_free_canvas. │ │ │ │ - 0x000093e8 63616361 5f676574 5f646974 6865725f caca_get_dither_ │ │ │ │ - 0x000093f8 616c676f 72697468 6d5f6c69 73740063 algorithm_list.c │ │ │ │ - 0x00009408 6163615f 63726561 74655f64 6973706c aca_create_displ │ │ │ │ - 0x00009418 61790063 6163615f 66726565 5f646973 ay.caca_free_dis │ │ │ │ - 0x00009428 706c6179 00636163 615f6765 745f6361 play.caca_get_ca │ │ │ │ - 0x00009438 6e766173 5f776964 74680063 6163615f nvas_width.caca_ │ │ │ │ - 0x00009448 63726561 74655f64 69746865 72006361 create_dither.ca │ │ │ │ - 0x00009458 63615f72 65667265 73685f64 6973706c ca_refresh_displ │ │ │ │ - 0x00009468 61790053 444c5f4f 70656e41 7564696f ay.SDL_OpenAudio │ │ │ │ - 0x00009478 0053444c 5f456e61 626c6555 4e49434f .SDL_EnableUNICO │ │ │ │ - 0x00009488 44450053 444c5f55 6e6c6f63 6b417564 DE.SDL_UnlockAud │ │ │ │ - 0x00009498 696f0053 444c5f56 6964656f 44726976 io.SDL_VideoDriv │ │ │ │ - 0x000094a8 65724e61 6d650053 444c5f55 70646174 erName.SDL_Updat │ │ │ │ - 0x000094b8 65526563 74730053 444c5f47 65744572 eRects.SDL_GetEr │ │ │ │ - 0x000094c8 726f7200 53444c5f 55707065 72426c69 ror.SDL_UpperBli │ │ │ │ - 0x000094d8 74005344 4c5f4c6f 636b4175 64696f00 t.SDL_LockAudio. │ │ │ │ - 0x000094e8 53444c5f 50617573 65417564 696f0053 SDL_PauseAudio.S │ │ │ │ - 0x000094f8 444c5f46 6c697000 53444c5f 574d5f53 DL_Flip.SDL_WM_S │ │ │ │ - 0x00009508 65744361 7074696f 6e005344 4c5f4669 etCaption.SDL_Fi │ │ │ │ - 0x00009518 6c6c5265 63740053 444c5f4c 6973744d llRect.SDL_ListM │ │ │ │ - 0x00009528 6f646573 0053444c 5f517569 74537562 odes.SDL_QuitSub │ │ │ │ - 0x00009538 53797374 656d0053 444c5f47 4c5f5365 System.SDL_GL_Se │ │ │ │ - 0x00009548 74417474 72696275 74650053 444c5f45 tAttribute.SDL_E │ │ │ │ - 0x00009558 6e61626c 654b6579 52657065 61740053 nableKeyRepeat.S │ │ │ │ - 0x00009568 444c5f46 72656559 55564f76 65726c61 DL_FreeYUVOverla │ │ │ │ - 0x00009578 79005344 4c5f506f 6c6c4576 656e7400 y.SDL_PollEvent. │ │ │ │ - 0x00009588 53444c5f 57617349 6e697400 53444c5f SDL_WasInit.SDL_ │ │ │ │ - 0x00009598 4576656e 74537461 74650053 444c5f43 EventState.SDL_C │ │ │ │ - 0x000095a8 72656174 65524742 53757266 61636500 reateRGBSurface. │ │ │ │ - 0x000095b8 53444c5f 496e6974 0053444c 5f557064 SDL_Init.SDL_Upd │ │ │ │ - 0x000095c8 61746552 65637400 53444c5f 53686f77 ateRect.SDL_Show │ │ │ │ - 0x000095d8 43757273 6f720053 444c5f53 65745669 Cursor.SDL_SetVi │ │ │ │ - 0x000095e8 64656f4d 6f646500 53444c5f 436c6f73 deoMode.SDL_Clos │ │ │ │ - 0x000095f8 65417564 696f0053 444c5f47 4c5f5377 eAudio.SDL_GL_Sw │ │ │ │ - 0x00009608 61704275 66666572 73005344 4c5f474c apBuffers.SDL_GL │ │ │ │ - 0x00009618 5f4c6f61 644c6962 72617279 0053444c _LoadLibrary.SDL │ │ │ │ - 0x00009628 5f476574 56696465 6f496e66 6f005344 _GetVideoInfo.SD │ │ │ │ - 0x00009638 4c5f4469 73706c61 79595556 4f766572 L_DisplayYUVOver │ │ │ │ - 0x00009648 6c617900 53444c5f 474c5f47 65745072 lay.SDL_GL_GetPr │ │ │ │ - 0x00009658 6f634164 64726573 73005344 4c5f4372 ocAddress.SDL_Cr │ │ │ │ - 0x00009668 65617465 5955564f 7665726c 61790053 eateYUVOverlay.S │ │ │ │ - 0x00009678 444c5f46 72656553 75726661 63650067 DL_FreeSurface.g │ │ │ │ - 0x00009688 6c456e61 626c6500 676c4765 6e546578 lEnable.glGenTex │ │ │ │ - 0x00009698 74757265 7300676c 456e644c 69737400 tures.glEndList. │ │ │ │ - 0x000096a8 676c4472 61774275 66666572 00676c56 glDrawBuffer.glV │ │ │ │ - 0x000096b8 65727465 78326600 676c436f 6c6f7234 ertex2f.glColor4 │ │ │ │ - 0x000096c8 6600676c 54657850 6172616d 65746572 f.glTexParameter │ │ │ │ - 0x000096d8 66760067 6c566572 74657833 6600676c fv.glVertex3f.gl │ │ │ │ - 0x000096e8 436f6c6f 72347562 00676c4e 6f726d61 Color4ub.glNorma │ │ │ │ - 0x000096f8 6c336600 676c5847 6574436f 6e666967 l3f.glXGetConfig │ │ │ │ - 0x00009708 00676c47 656e4c69 73747300 676c436c .glGenLists.glCl │ │ │ │ - 0x00009718 65617244 65707468 00676c43 616c6c4c earDepth.glCallL │ │ │ │ - 0x00009728 69737473 00676c58 44657374 726f7943 ists.glXDestroyC │ │ │ │ - 0x00009738 6f6e7465 78740067 6c584368 6f6f7365 ontext.glXChoose │ │ │ │ - 0x00009748 56697375 616c0067 6c43616c 6c4c6973 Visual.glCallLis │ │ │ │ - 0x00009758 7400676c 466c7573 6800676c 54657845 t.glFlush.glTexE │ │ │ │ - 0x00009768 6e766900 676c5069 78656c53 746f7265 nvi.glPixelStore │ │ │ │ - 0x00009778 6900676c 54657849 6d616765 31440067 i.glTexImage1D.g │ │ │ │ - 0x00009788 6c585377 61704275 66666572 7300676c lXSwapBuffers.gl │ │ │ │ - 0x00009798 436c6561 72436f6c 6f720067 6c546578 ClearColor.glTex │ │ │ │ - 0x000097a8 496d6167 65324400 676c4465 6c657465 Image2D.glDelete │ │ │ │ - 0x000097b8 4c697374 7300676c 44657074 6846756e Lists.glDepthFun │ │ │ │ - 0x000097c8 6300676c 44657074 684d6173 6b00676c c.glDepthMask.gl │ │ │ │ - 0x000097d8 47657449 6e746567 65727600 676c436f GetIntegerv.glCo │ │ │ │ - 0x000097e8 6c6f724d 61736b00 676c5669 6577706f lorMask.glViewpo │ │ │ │ - 0x000097f8 72740067 6c456e64 00676c44 69736162 rt.glEnd.glDisab │ │ │ │ - 0x00009808 6c650067 6c44656c 65746554 65787475 le.glDeleteTextu │ │ │ │ - 0x00009818 72657300 676c584d 616b6543 75727265 res.glXMakeCurre │ │ │ │ - 0x00009828 6e740067 6c46696e 69736800 676c426c nt.glFinish.glBl │ │ │ │ - 0x00009838 656e6446 756e6300 676c4765 74546578 endFunc.glGetTex │ │ │ │ - 0x00009848 4c657665 6c506172 616d6574 65726976 LevelParameteriv │ │ │ │ - 0x00009858 00676c4c 69676874 66760067 6c436c65 .glLightfv.glCle │ │ │ │ - 0x00009868 61720067 6c426567 696e0067 6c584372 ar.glBegin.glXCr │ │ │ │ - 0x00009878 65617465 436f6e74 65787400 676c5465 eateContext.glTe │ │ │ │ - 0x00009888 78537562 496d6167 65324400 676c4e65 xSubImage2D.glNe │ │ │ │ - 0x00009898 774c6973 7400676c 53686164 654d6f64 wList.glShadeMod │ │ │ │ - 0x000098a8 656c0067 6c476574 53747269 6e670067 el.glGetString.g │ │ │ │ - 0x000098b8 6c546578 50617261 6d657465 72660067 lTexParameterf.g │ │ │ │ - 0x000098c8 6c546578 50617261 6d657465 72690067 lTexParameteri.g │ │ │ │ - 0x000098d8 6c546578 436f6f72 64326600 676c4c6f lTexCoord2f.glLo │ │ │ │ - 0x000098e8 61644d61 74726978 6600676c 436f6c6f adMatrixf.glColo │ │ │ │ - 0x000098f8 724d6174 65726961 6c00676c 42696e64 rMaterial.glBind │ │ │ │ - 0x00009908 54657874 75726500 65676c51 75657279 Texture.eglQuery │ │ │ │ - 0x00009918 53747269 6e670065 676c4465 7374726f String.eglDestro │ │ │ │ - 0x00009928 79537572 66616365 0065676c 47657444 ySurface.eglGetD │ │ │ │ - 0x00009938 6973706c 61790065 676c5465 726d696e isplay.eglTermin │ │ │ │ - 0x00009948 61746500 65676c47 65744572 726f7200 ate.eglGetError. │ │ │ │ - 0x00009958 65676c49 6e697469 616c697a 65006567 eglInitialize.eg │ │ │ │ - 0x00009968 6c476574 50726f63 41646472 65737300 lGetProcAddress. │ │ │ │ - 0x00009978 65676c4d 616b6543 75727265 6e740065 eglMakeCurrent.e │ │ │ │ - 0x00009988 676c4372 65617465 57696e64 6f775375 glCreateWindowSu │ │ │ │ - 0x00009998 72666163 65006567 6c476574 436f6e66 rface.eglGetConf │ │ │ │ - 0x000099a8 69674174 74726962 0065676c 53776170 igAttrib.eglSwap │ │ │ │ - 0x000099b8 42756666 65727300 65676c44 65737472 Buffers.eglDestr │ │ │ │ - 0x000099c8 6f79436f 6e746578 74006567 6c43686f oyContext.eglCho │ │ │ │ - 0x000099d8 6f736543 6f6e6669 67006567 6c437265 oseConfig.eglCre │ │ │ │ - 0x000099e8 61746543 6f6e7465 78740065 676c4765 ateContext.eglGe │ │ │ │ - 0x000099f8 74436f6e 66696773 0065676c 53776170 tConfigs.eglSwap │ │ │ │ - 0x00009a08 496e7465 7276616c 00417553 65744572 Interval.AuSetEr │ │ │ │ - 0x00009a18 726f7248 616e646c 65720041 75476574 rorHandler.AuGet │ │ │ │ - 0x00009a28 4572726f 72546578 74004175 52656769 ErrorText.AuRegi │ │ │ │ - 0x00009a38 73746572 4576656e 7448616e 646c6572 sterEventHandler │ │ │ │ - 0x00009a48 00417544 69737061 74636845 76656e74 .AuDispatchEvent │ │ │ │ - 0x00009a58 00417557 72697465 456c656d 656e7400 .AuWriteElement. │ │ │ │ - 0x00009a68 4175436c 6f736553 65727665 72004175 AuCloseServer.Au │ │ │ │ - 0x00009a78 5363616e 466f7254 79706564 4576656e ScanForTypedEven │ │ │ │ - 0x00009a88 74004175 53657445 6c656d65 6e747300 t.AuSetElements. │ │ │ │ - 0x00009a98 41755374 61727446 6c6f7700 41754372 AuStartFlow.AuCr │ │ │ │ - 0x00009aa8 65617465 466c6f77 0041754f 70656e53 eateFlow.AuOpenS │ │ │ │ - 0x00009ab8 65727665 72004175 53746f70 466c6f77 erver.AuStopFlow │ │ │ │ - 0x00009ac8 00417553 6574456c 656d656e 74506172 .AuSetElementPar │ │ │ │ - 0x00009ad8 616d6574 65727300 70615f74 68726561 ameters.pa_threa │ │ │ │ - 0x00009ae8 6465645f 6d61696e 6c6f6f70 5f667265 ded_mainloop_fre │ │ │ │ - 0x00009af8 65007061 5f737472 65616d5f 636f726b e.pa_stream_cork │ │ │ │ - 0x00009b08 0070615f 74687265 61646564 5f6d6169 .pa_threaded_mai │ │ │ │ - 0x00009b18 6e6c6f6f 705f756e 6c6f636b 0070615f nloop_unlock.pa_ │ │ │ │ - 0x00009b28 636f6e74 6578745f 64697363 6f6e6e65 context_disconne │ │ │ │ - 0x00009b38 63740070 615f6376 6f6c756d 655f6176 ct.pa_cvolume_av │ │ │ │ - 0x00009b48 67007061 5f746872 65616465 645f6d61 g.pa_threaded_ma │ │ │ │ - 0x00009b58 696e6c6f 6f705f77 61697400 70615f73 inloop_wait.pa_s │ │ │ │ - 0x00009b68 74726561 6d5f6472 61696e00 70615f73 tream_drain.pa_s │ │ │ │ - 0x00009b78 74726572 726f7200 70615f73 74726561 trerror.pa_strea │ │ │ │ - 0x00009b88 6d5f7365 745f6c61 74656e63 795f7570 m_set_latency_up │ │ │ │ - 0x00009b98 64617465 5f63616c 6c626163 6b007061 date_callback.pa │ │ │ │ - 0x00009ba8 5f746872 65616465 645f6d61 696e6c6f _threaded_mainlo │ │ │ │ - 0x00009bb8 6f705f6c 6f636b00 70615f63 6f6e7465 op_lock.pa_conte │ │ │ │ - 0x00009bc8 78745f65 72726e6f 0070615f 636f6e74 xt_errno.pa_cont │ │ │ │ - 0x00009bd8 6578745f 6765745f 73696e6b 5f696e70 ext_get_sink_inp │ │ │ │ - 0x00009be8 75745f69 6e666f00 70615f63 6f6e7465 ut_info.pa_conte │ │ │ │ - 0x00009bf8 78745f67 65745f73 74617465 0070615f xt_get_state.pa_ │ │ │ │ - 0x00009c08 6f706572 6174696f 6e5f756e 72656600 operation_unref. │ │ │ │ - 0x00009c18 70615f73 74726561 6d5f6765 745f696e pa_stream_get_in │ │ │ │ - 0x00009c28 64657800 70615f73 616d706c 655f7370 dex.pa_sample_sp │ │ │ │ - 0x00009c38 65635f76 616c6964 0070615f 6765745f ec_valid.pa_get_ │ │ │ │ - 0x00009c48 6c696272 6172795f 76657273 696f6e00 library_version. │ │ │ │ - 0x00009c58 70615f73 74726561 6d5f7772 69746500 pa_stream_write. │ │ │ │ - 0x00009c68 70615f6f 70657261 74696f6e 5f676574 pa_operation_get │ │ │ │ - 0x00009c78 5f737461 74650070 615f6376 6f6c756d _state.pa_cvolum │ │ │ │ - 0x00009c88 655f7365 74007061 5f746872 65616465 e_set.pa_threade │ │ │ │ - 0x00009c98 645f6d61 696e6c6f 6f705f67 65745f61 d_mainloop_get_a │ │ │ │ - 0x00009ca8 70690070 615f7468 72656164 65645f6d pi.pa_threaded_m │ │ │ │ - 0x00009cb8 61696e6c 6f6f705f 73746172 74007061 ainloop_start.pa │ │ │ │ - 0x00009cc8 5f737472 65616d5f 6e657700 70615f73 _stream_new.pa_s │ │ │ │ - 0x00009cd8 74726561 6d5f6469 73636f6e 6e656374 tream_disconnect │ │ │ │ - 0x00009ce8 0070615f 73747265 616d5f73 65745f6e .pa_stream_set_n │ │ │ │ - 0x00009cf8 616d6500 70615f73 74726561 6d5f6765 ame.pa_stream_ge │ │ │ │ - 0x00009d08 745f7374 61746500 70615f63 6f6e7465 t_state.pa_conte │ │ │ │ - 0x00009d18 78745f6e 65770070 615f7374 7265616d xt_new.pa_stream │ │ │ │ - 0x00009d28 5f666c75 73680070 615f636f 6e746578 _flush.pa_contex │ │ │ │ - 0x00009d38 745f756e 72656600 70615f63 6f6e7465 t_unref.pa_conte │ │ │ │ - 0x00009d48 78745f73 65745f73 74617465 5f63616c xt_set_state_cal │ │ │ │ - 0x00009d58 6c626163 6b007061 5f737472 65616d5f lback.pa_stream_ │ │ │ │ - 0x00009d68 7365745f 77726974 655f6361 6c6c6261 set_write_callba │ │ │ │ - 0x00009d78 636b0070 615f7468 72656164 65645f6d ck.pa_threaded_m │ │ │ │ - 0x00009d88 61696e6c 6f6f705f 6e657700 70615f74 ainloop_new.pa_t │ │ │ │ - 0x00009d98 68726561 6465645f 6d61696e 6c6f6f70 hreaded_mainloop │ │ │ │ - 0x00009da8 5f736967 6e616c00 70615f63 6f6e7465 _signal.pa_conte │ │ │ │ - 0x00009db8 78745f73 65745f73 696e6b5f 696e7075 xt_set_sink_inpu │ │ │ │ - 0x00009dc8 745f766f 6c756d65 0070615f 636f6e74 t_volume.pa_cont │ │ │ │ - 0x00009dd8 6578745f 636f6e6e 65637400 70615f73 ext_connect.pa_s │ │ │ │ - 0x00009de8 74726561 6d5f636f 6e6e6563 745f706c tream_connect_pl │ │ │ │ - 0x00009df8 61796261 636b0070 615f7374 7265616d ayback.pa_stream │ │ │ │ - 0x00009e08 5f756e72 65660070 615f7468 72656164 _unref.pa_thread │ │ │ │ - 0x00009e18 65645f6d 61696e6c 6f6f705f 73746f70 ed_mainloop_stop │ │ │ │ - 0x00009e28 0070615f 62797465 735f7065 725f7365 .pa_bytes_per_se │ │ │ │ - 0x00009e38 636f6e64 0070615f 73747265 616d5f73 cond.pa_stream_s │ │ │ │ - 0x00009e48 65745f73 74617465 5f63616c 6c626163 et_state_callbac │ │ │ │ - 0x00009e58 6b007061 5f737472 65616d5f 77726974 k.pa_stream_writ │ │ │ │ - 0x00009e68 61626c65 5f73697a 65007061 5f737472 able_size.pa_str │ │ │ │ - 0x00009e78 65616d5f 6765745f 6c617465 6e637900 eam_get_latency. │ │ │ │ - 0x00009e88 70615f63 68616e6e 656c5f6d 61705f69 pa_channel_map_i │ │ │ │ - 0x00009e98 6e69745f 6175746f 006a6163 6b5f706f nit_auto.jack_po │ │ │ │ - 0x00009ea8 72745f67 65745f74 6f74616c 5f6c6174 rt_get_total_lat │ │ │ │ - 0x00009eb8 656e6379 006a6163 6b5f636c 69656e74 ency.jack_client │ │ │ │ - 0x00009ec8 5f636c6f 7365006a 61636b5f 61637469 _close.jack_acti │ │ │ │ - 0x00009ed8 76617465 006a6163 6b5f706f 72745f67 vate.jack_port_g │ │ │ │ - 0x00009ee8 65745f62 75666665 72006a61 636b5f67 et_buffer.jack_g │ │ │ │ - 0x00009ef8 65745f70 6f727473 006a6163 6b5f706f et_ports.jack_po │ │ │ │ - 0x00009f08 72745f6e 616d6500 6a61636b 5f636f6e rt_name.jack_con │ │ │ │ - 0x00009f18 6e656374 006a6163 6b5f706f 72745f72 nect.jack_port_r │ │ │ │ - 0x00009f28 65676973 74657200 6a61636b 5f676574 egister.jack_get │ │ │ │ - 0x00009f38 5f73616d 706c655f 72617465 006a6163 _sample_rate.jac │ │ │ │ - 0x00009f48 6b5f6765 745f6275 66666572 5f73697a k_get_buffer_siz │ │ │ │ - 0x00009f58 65006a61 636b5f73 65745f70 726f6365 e.jack_set_proce │ │ │ │ - 0x00009f68 73735f63 616c6c62 61636b00 6a61636b ss_callback.jack │ │ │ │ - 0x00009f78 5f636c69 656e745f 6f70656e 00616c63 _client_open.alc │ │ │ │ - 0x00009f88 47657443 6f6e7465 78747344 65766963 GetContextsDevic │ │ │ │ - 0x00009f98 6500616c 4765744c 69737465 6e657266 e.alGetListenerf │ │ │ │ - 0x00009fa8 00616c53 6f757263 65506c61 79760061 .alSourcePlayv.a │ │ │ │ - 0x00009fb8 6c634465 7374726f 79436f6e 74657874 lcDestroyContext │ │ │ │ - 0x00009fc8 00616c53 6f757263 65667600 616c634f .alSourcefv.alcO │ │ │ │ - 0x00009fd8 70656e44 65766963 6500616c 536f7572 penDevice.alSour │ │ │ │ - 0x00009fe8 63653366 00616c47 656e4275 66666572 ce3f.alGenBuffer │ │ │ │ - 0x00009ff8 7300616c 634d616b 65436f6e 74657874 s.alcMakeContext │ │ │ │ - 0x0000a008 43757272 656e7400 616c6343 72656174 Current.alcCreat │ │ │ │ - 0x0000a018 65436f6e 74657874 00616c53 6f757263 eContext.alSourc │ │ │ │ - 0x0000a028 6553746f 70760061 6c536f75 72636555 eStopv.alSourceU │ │ │ │ - 0x0000a038 6e717565 75654275 66666572 7300616c nqueueBuffers.al │ │ │ │ - 0x0000a048 536f7572 63655175 65756542 75666665 SourceQueueBuffe │ │ │ │ - 0x0000a058 72730061 6c4c6973 74656e65 72660061 rs.alListenerf.a │ │ │ │ - 0x0000a068 6c634765 74437572 72656e74 436f6e74 lcGetCurrentCont │ │ │ │ - 0x0000a078 65787400 616c4c69 7374656e 65726676 ext.alListenerfv │ │ │ │ - 0x0000a088 00616c47 656e536f 75726365 7300616c .alGenSources.al │ │ │ │ - 0x0000a098 47657453 6f757263 65690061 6c536f75 GetSourcei.alSou │ │ │ │ - 0x0000a0a8 72636550 61757365 7600616c 63476574 rcePausev.alcGet │ │ │ │ - 0x0000a0b8 496e7465 67657276 00616c42 75666665 Integerv.alBuffe │ │ │ │ - 0x0000a0c8 72446174 6100616c 63476574 4572726f rData.alcGetErro │ │ │ │ - 0x0000a0d8 7200616c 63436c6f 73654465 76696365 r.alcCloseDevice │ │ │ │ - 0x0000a0e8 00675f6f 626a6563 745f7265 66006764 .g_object_ref.gd │ │ │ │ - 0x0000a0f8 6b5f7363 7265656e 5f676574 5f776964 k_screen_get_wid │ │ │ │ - 0x0000a108 74680067 5f6f626a 6563745f 7365745f th.g_object_set_ │ │ │ │ - 0x0000a118 64617461 5f66756c 6c00675f 7369676e data_full.g_sign │ │ │ │ - 0x0000a128 616c5f68 616e646c 65725f62 6c6f636b al_handler_block │ │ │ │ - 0x0000a138 00675f73 6c697374 5f707265 70656e64 .g_slist_prepend │ │ │ │ - 0x0000a148 00675f73 74725f65 7175616c 0067646b .g_str_equal.gdk │ │ │ │ - 0x0000a158 5f706978 6275665f 6765745f 636f6c6f _pixbuf_get_colo │ │ │ │ - 0x0000a168 72737061 63650067 5f736967 6e616c5f rspace.g_signal_ │ │ │ │ - 0x0000a178 68616e64 6c657273 5f626c6f 636b5f6d handlers_block_m │ │ │ │ - 0x0000a188 61746368 65640067 5f686173 685f7461 atched.g_hash_ta │ │ │ │ - 0x0000a198 626c655f 6e65775f 66756c6c 00675f73 ble_new_full.g_s │ │ │ │ - 0x0000a1a8 74726475 7000675f 68617368 5f746162 trdup.g_hash_tab │ │ │ │ - 0x0000a1b8 6c655f69 6e736572 7400675f 75746638 le_insert.g_utf8 │ │ │ │ - 0x0000a1c8 5f736b69 7000675f 73747264 75705f70 _skip.g_strdup_p │ │ │ │ - 0x0000a1d8 72696e74 6600675f 6d616c6c 6f630067 rintf.g_malloc.g │ │ │ │ - 0x0000a1e8 646b5f70 69786275 665f6e65 775f6672 dk_pixbuf_new_fr │ │ │ │ - 0x0000a1f8 6f6d5f69 6e6c696e 65006764 6b5f7069 om_inline.gdk_pi │ │ │ │ - 0x0000a208 78627566 5f676574 5f686569 67687400 xbuf_get_height. │ │ │ │ - 0x0000a218 67646b5f 70697862 75665f67 65745f62 gdk_pixbuf_get_b │ │ │ │ - 0x0000a228 6974735f 7065725f 73616d70 6c650067 its_per_sample.g │ │ │ │ - 0x0000a238 646b5f70 69786275 665f6765 745f7769 dk_pixbuf_get_wi │ │ │ │ - 0x0000a248 64746800 67646b5f 64697370 6c61795f dth.gdk_display_ │ │ │ │ - 0x0000a258 6765745f 64656661 756c7400 675f7369 get_default.g_si │ │ │ │ - 0x0000a268 676e616c 5f636f6e 6e656374 5f646174 gnal_connect_dat │ │ │ │ - 0x0000a278 6100675f 68617368 5f746162 6c655f6c a.g_hash_table_l │ │ │ │ - 0x0000a288 6f6f6b75 7000675f 75746638 5f707265 ookup.g_utf8_pre │ │ │ │ - 0x0000a298 765f6368 61720067 5f66696c 656e616d v_char.g_filenam │ │ │ │ - 0x0000a2a8 655f6672 6f6d5f75 74663800 675f7374 e_from_utf8.g_st │ │ │ │ - 0x0000a2b8 725f6861 73680067 5f667265 6500675f r_hash.g_free.g_ │ │ │ │ - 0x0000a2c8 7369676e 616c5f68 616e646c 6572735f signal_handlers_ │ │ │ │ - 0x0000a2d8 756e626c 6f636b5f 6d617463 68656400 unblock_matched. │ │ │ │ - 0x0000a2e8 67646b5f 7069786d 61705f63 72656174 gdk_pixmap_creat │ │ │ │ - 0x0000a2f8 655f6672 6f6d5f78 706d5f64 00675f74 e_from_xpm_d.g_t │ │ │ │ - 0x0000a308 7970655f 63686563 6b5f696e 7374616e ype_check_instan │ │ │ │ - 0x0000a318 63655f69 735f6100 67646b5f 70697862 ce_is_a.gdk_pixb │ │ │ │ - 0x0000a328 75665f72 656e6465 725f7069 786d6170 uf_render_pixmap │ │ │ │ - 0x0000a338 5f616e64 5f6d6173 6b5f666f 725f636f _and_mask_for_co │ │ │ │ - 0x0000a348 6c6f726d 61700067 5f737472 636f6e63 lormap.g_strconc │ │ │ │ - 0x0000a358 61740067 5f736c69 73745f66 6f726561 at.g_slist_forea │ │ │ │ - 0x0000a368 63680067 5f736c69 73745f66 696e645f ch.g_slist_find_ │ │ │ │ - 0x0000a378 63757374 6f6d0067 5f736967 6e616c5f custom.g_signal_ │ │ │ │ - 0x0000a388 68616e64 6c65725f 756e626c 6f636b00 handler_unblock. │ │ │ │ - 0x0000a398 675f6861 73685f74 61626c65 5f646573 g_hash_table_des │ │ │ │ - 0x0000a3a8 74726f79 0067646b 5f706978 6275665f troy.gdk_pixbuf_ │ │ │ │ - 0x0000a3b8 6765745f 70697865 6c730067 5f736c69 get_pixels.g_sli │ │ │ │ - 0x0000a3c8 73745f61 7070656e 6400675f 75746638 st_append.g_utf8 │ │ │ │ - 0x0000a3d8 5f76616c 69646174 6500675f 736c6973 _validate.g_slis │ │ │ │ - 0x0000a3e8 745f696e 73657274 0067646b 5f783131 t_insert.gdk_x11 │ │ │ │ - 0x0000a3f8 5f646973 706c6179 5f676574 5f786469 _display_get_xdi │ │ │ │ - 0x0000a408 73706c61 79006764 6b5f7831 315f6472 splay.gdk_x11_dr │ │ │ │ - 0x0000a418 61776162 6c655f67 65745f78 69640067 awable_get_xid.g │ │ │ │ - 0x0000a428 5f736c69 73745f66 72656500 67746b5f _slist_free.gtk_ │ │ │ │ - 0x0000a438 62757474 6f6e5f73 65745f69 6d616765 button_set_image │ │ │ │ - 0x0000a448 0067746b 5f637472 65655f73 6f72745f .gtk_ctree_sort_ │ │ │ │ - 0x0000a458 6e6f6465 0067746b 5f6d6169 6e5f6974 node.gtk_main_it │ │ │ │ - 0x0000a468 65726174 696f6e00 67746b5f 696e6974 eration.gtk_init │ │ │ │ - 0x0000a478 0067746b 5f687363 616c655f 6e657700 .gtk_hscale_new. │ │ │ │ - 0x0000a488 67746b5f 626f785f 7061636b 5f737461 gtk_box_pack_sta │ │ │ │ - 0x0000a498 72740067 746b5f74 6578745f 76696577 rt.gtk_text_view │ │ │ │ - 0x0000a4a8 5f6e6577 0067746b 5f636c69 73745f74 _new.gtk_clist_t │ │ │ │ - 0x0000a4b8 68617700 67746b5f 7363726f 6c6c6564 haw.gtk_scrolled │ │ │ │ - 0x0000a4c8 5f77696e 646f775f 6e657700 67746b5f _window_new.gtk_ │ │ │ │ - 0x0000a4d8 77696467 65745f67 65745f73 63726565 widget_get_scree │ │ │ │ - 0x0000a4e8 6e006774 6b5f6275 74746f6e 5f626f78 n.gtk_button_box │ │ │ │ - 0x0000a4f8 5f736574 5f6c6179 6f757400 67746b5f _set_layout.gtk_ │ │ │ │ - 0x0000a508 63747265 655f7365 745f6c69 6e655f73 ctree_set_line_s │ │ │ │ - 0x0000a518 74796c65 0067746b 5f636c69 73745f66 tyle.gtk_clist_f │ │ │ │ - 0x0000a528 7265657a 65006774 6b5f7769 6e646f77 reeze.gtk_window │ │ │ │ - 0x0000a538 5f6d6f76 65006774 6b5f6564 69746162 _move.gtk_editab │ │ │ │ - 0x0000a548 6c655f73 65745f65 64697461 626c6500 le_set_editable. │ │ │ │ - 0x0000a558 67746b5f 77696467 65745f73 65745f73 gtk_widget_set_s │ │ │ │ - 0x0000a568 656e7369 74697665 0067746b 5f6d656e ensitive.gtk_men │ │ │ │ - 0x0000a578 755f6974 656d5f6e 65770067 746b5f63 u_item_new.gtk_c │ │ │ │ - 0x0000a588 6c697374 5f736574 5f636f6c 756d6e5f list_set_column_ │ │ │ │ - 0x0000a598 6175746f 5f726573 697a6500 67746b5f auto_resize.gtk_ │ │ │ │ - 0x0000a5a8 6c616265 6c5f7365 745f6a75 73746966 label_set_justif │ │ │ │ - 0x0000a5b8 79006774 6b5f6e6f 7465626f 6f6b5f67 y.gtk_notebook_g │ │ │ │ - 0x0000a5c8 65745f6e 74685f70 61676500 67746b5f et_nth_page.gtk_ │ │ │ │ - 0x0000a5d8 77696e64 6f775f6e 65770067 746b5f62 window_new.gtk_b │ │ │ │ - 0x0000a5e8 7574746f 6e5f6e65 775f7769 74685f6c utton_new_with_l │ │ │ │ - 0x0000a5f8 6162656c 0067746b 5f61646a 7573746d abel.gtk_adjustm │ │ │ │ - 0x0000a608 656e745f 76616c75 655f6368 616e6765 ent_value_change │ │ │ │ - 0x0000a618 64006774 6b5f6e6f 7465626f 6f6b5f67 d.gtk_notebook_g │ │ │ │ - 0x0000a628 65745f63 75727265 6e745f70 61676500 et_current_page. │ │ │ │ - 0x0000a638 67746b5f 7461626c 655f6174 74616368 gtk_table_attach │ │ │ │ - 0x0000a648 0067746b 5f726164 696f5f62 7574746f .gtk_radio_butto │ │ │ │ - 0x0000a658 6e5f6e65 775f7769 74685f6c 6162656c n_new_with_label │ │ │ │ - 0x0000a668 0067746b 5f737069 6e5f6275 74746f6e .gtk_spin_button │ │ │ │ - 0x0000a678 5f736574 5f6e756d 65726963 0067746b _set_numeric.gtk │ │ │ │ - 0x0000a688 5f736361 6c655f67 65745f64 69676974 _scale_get_digit │ │ │ │ - 0x0000a698 73006774 6b5f7769 64676574 5f676574 s.gtk_widget_get │ │ │ │ - 0x0000a6a8 5f737479 6c650067 746b5f63 6c697374 _style.gtk_clist │ │ │ │ - 0x0000a6b8 5f736574 5f706978 6d617000 67746b5f _set_pixmap.gtk_ │ │ │ │ - 0x0000a6c8 656e7472 795f7365 745f7465 78740067 entry_set_text.g │ │ │ │ - 0x0000a6d8 746b5f77 696e646f 775f7365 745f6d6f tk_window_set_mo │ │ │ │ - 0x0000a6e8 64616c00 67746b5f 76736361 6c655f6e dal.gtk_vscale_n │ │ │ │ - 0x0000a6f8 65770067 746b5f6c 6973745f 73746f72 ew.gtk_list_stor │ │ │ │ - 0x0000a708 655f636c 65617200 67746b5f 636c6973 e_clear.gtk_clis │ │ │ │ - 0x0000a718 745f7365 745f726f 775f6461 74615f66 t_set_row_data_f │ │ │ │ - 0x0000a728 756c6c00 67746b5f 636c6973 745f636f ull.gtk_clist_co │ │ │ │ - 0x0000a738 6c756d6e 5f746974 6c65735f 68696465 lumn_titles_hide │ │ │ │ - 0x0000a748 0067746b 5f636f6d 626f5f62 6f785f74 .gtk_combo_box_t │ │ │ │ - 0x0000a758 6578745f 6e65775f 77697468 5f656e74 ext_new_with_ent │ │ │ │ - 0x0000a768 72790067 746b5f73 63726f6c 6c65645f ry.gtk_scrolled_ │ │ │ │ - 0x0000a778 77696e64 6f775f67 65745f74 79706500 window_get_type. │ │ │ │ - 0x0000a788 67746b5f 61646a75 73746d65 6e745f73 gtk_adjustment_s │ │ │ │ - 0x0000a798 65745f75 70706572 0067746b 5f6e6f74 et_upper.gtk_not │ │ │ │ - 0x0000a7a8 65626f6f 6b5f6e65 77006774 6b5f7769 ebook_new.gtk_wi │ │ │ │ - 0x0000a7b8 6e646f77 5f616464 5f616363 656c5f67 ndow_add_accel_g │ │ │ │ - 0x0000a7c8 726f7570 0067746b 5f656e74 72795f6e roup.gtk_entry_n │ │ │ │ - 0x0000a7d8 65770067 746b5f69 636f6e5f 7468656d ew.gtk_icon_them │ │ │ │ - 0x0000a7e8 655f6765 745f6465 6661756c 74006774 e_get_default.gt │ │ │ │ - 0x0000a7f8 6b5f6374 7265655f 72656d6f 76655f6e k_ctree_remove_n │ │ │ │ - 0x0000a808 6f646500 67746b5f 77696e64 6f775f73 ode.gtk_window_s │ │ │ │ - 0x0000a818 65745f77 6d636c61 73730067 746b5f77 et_wmclass.gtk_w │ │ │ │ - 0x0000a828 696e646f 775f7365 745f7265 73697a61 indow_set_resiza │ │ │ │ - 0x0000a838 626c6500 67746b5f 636c6973 745f7365 ble.gtk_clist_se │ │ │ │ - 0x0000a848 745f7368 61646f77 5f747970 65006774 t_shadow_type.gt │ │ │ │ - 0x0000a858 6b5f7363 616c655f 7365745f 64696769 k_scale_set_digi │ │ │ │ - 0x0000a868 74730067 746b5f63 74726565 5f6e6f64 ts.gtk_ctree_nod │ │ │ │ - 0x0000a878 655f7365 745f726f 775f6461 74615f66 e_set_row_data_f │ │ │ │ - 0x0000a888 756c6c00 67746b5f 7461626c 655f7365 ull.gtk_table_se │ │ │ │ - 0x0000a898 745f726f 775f7370 6163696e 67730067 t_row_spacings.g │ │ │ │ - 0x0000a8a8 746b5f6c 6162656c 5f736574 5f746578 tk_label_set_tex │ │ │ │ - 0x0000a8b8 74006774 6b5f696d 6167655f 6e65775f t.gtk_image_new_ │ │ │ │ - 0x0000a8c8 66726f6d 5f706978 62756600 67746b5f from_pixbuf.gtk_ │ │ │ │ - 0x0000a8d8 74657874 5f766965 775f7365 745f6375 text_view_set_cu │ │ │ │ - 0x0000a8e8 72736f72 5f766973 69626c65 0067746b rsor_visible.gtk │ │ │ │ - 0x0000a8f8 5f6d6973 635f7365 745f616c 69676e6d _misc_set_alignm │ │ │ │ - 0x0000a908 656e7400 67746b5f 636c6973 745f7265 ent.gtk_clist_re │ │ │ │ - 0x0000a918 6d6f7665 0067746b 5f736361 6c655f73 move.gtk_scale_s │ │ │ │ - 0x0000a928 65745f76 616c7565 5f706f73 0067746b et_value_pos.gtk │ │ │ │ - 0x0000a938 5f627574 746f6e5f 636c6963 6b656400 _button_clicked. │ │ │ │ - 0x0000a948 67746b5f 74657874 5f627566 6665725f gtk_text_buffer_ │ │ │ │ - 0x0000a958 6765745f 69746572 5f61745f 6f666673 get_iter_at_offs │ │ │ │ - 0x0000a968 65740067 746b5f73 70696e5f 62757474 et.gtk_spin_butt │ │ │ │ - 0x0000a978 6f6e5f73 65745f76 616c7565 0067746b on_set_value.gtk │ │ │ │ - 0x0000a988 5f69636f 6e5f7468 656d655f 6c6f6164 _icon_theme_load │ │ │ │ - 0x0000a998 5f69636f 6e006774 6b5f7461 626c655f _icon.gtk_table_ │ │ │ │ - 0x0000a9a8 6e657700 67746b5f 6672616d 655f6e65 new.gtk_frame_ne │ │ │ │ - 0x0000a9b8 77006774 6b5f7769 64676574 5f616464 w.gtk_widget_add │ │ │ │ - 0x0000a9c8 5f616363 656c6572 61746f72 0067746b _accelerator.gtk │ │ │ │ - 0x0000a9d8 5f77696e 646f775f 7365745f 7469746c _window_set_titl │ │ │ │ - 0x0000a9e8 65006774 6b5f6368 65636b5f 62757474 e.gtk_check_butt │ │ │ │ - 0x0000a9f8 6f6e5f6e 65775f77 6974685f 6c616265 on_new_with_labe │ │ │ │ - 0x0000aa08 6c006774 6b5f6374 7265655f 65787061 l.gtk_ctree_expa │ │ │ │ - 0x0000aa18 6e640067 746b5f63 6c697374 5f73656c nd.gtk_clist_sel │ │ │ │ - 0x0000aa28 6563745f 726f7700 67746b5f 636f6e74 ect_row.gtk_cont │ │ │ │ - 0x0000aa38 61696e65 725f6164 64006774 6b5f6164 ainer_add.gtk_ad │ │ │ │ - 0x0000aa48 6a757374 6d656e74 5f6e6577 0067746b justment_new.gtk │ │ │ │ - 0x0000aa58 5f616363 656c5f67 726f7570 5f6e6577 _accel_group_new │ │ │ │ - 0x0000aa68 0067746b 5f776964 6765745f 6765745f .gtk_widget_get_ │ │ │ │ - 0x0000aa78 73656e73 69746976 65006774 6b5f7662 sensitive.gtk_vb │ │ │ │ - 0x0000aa88 6f785f6e 65770067 746b5f63 6c697374 ox_new.gtk_clist │ │ │ │ - 0x0000aa98 5f736574 5f636f6c 756d6e5f 77696474 _set_column_widt │ │ │ │ - 0x0000aaa8 68006774 6b5f6c61 62656c5f 6e657700 h.gtk_label_new. │ │ │ │ - 0x0000aab8 67746b5f 6e6f7465 626f6f6b 5f736574 gtk_notebook_set │ │ │ │ - 0x0000aac8 5f746162 5f6c6162 656c0067 746b5f63 _tab_label.gtk_c │ │ │ │ - 0x0000aad8 6c697374 5f736574 5f726f77 5f686569 list_set_row_hei │ │ │ │ - 0x0000aae8 67687400 67746b5f 636c6973 745f6170 ght.gtk_clist_ap │ │ │ │ - 0x0000aaf8 70656e64 0067746b 5f62696e 5f676574 pend.gtk_bin_get │ │ │ │ - 0x0000ab08 5f636869 6c640067 746b5f74 61626c65 _child.gtk_table │ │ │ │ - 0x0000ab18 5f736574 5f636f6c 5f737061 63696e67 _set_col_spacing │ │ │ │ - 0x0000ab28 73006774 6b5f636c 6973745f 636f6c75 s.gtk_clist_colu │ │ │ │ - 0x0000ab38 6d6e5f74 69746c65 735f7368 6f770067 mn_titles_show.g │ │ │ │ - 0x0000ab48 746b5f63 74726565 5f696e73 6572745f tk_ctree_insert_ │ │ │ │ - 0x0000ab58 6e6f6465 0067746b 5f637472 65655f6e node.gtk_ctree_n │ │ │ │ - 0x0000ab68 65770067 746b5f61 646a7573 746d656e ew.gtk_adjustmen │ │ │ │ - 0x0000ab78 745f7365 745f7661 6c756500 67746b5f t_set_value.gtk_ │ │ │ │ - 0x0000ab88 63747265 655f7365 6c656374 0067746b ctree_select.gtk │ │ │ │ - 0x0000ab98 5f737069 6e5f6275 74746f6e 5f6e6577 _spin_button_new │ │ │ │ - 0x0000aba8 0067746b 5f746578 745f7669 65775f67 .gtk_text_view_g │ │ │ │ - 0x0000abb8 65745f62 75666665 72006774 6b5f7769 et_buffer.gtk_wi │ │ │ │ - 0x0000abc8 64676574 5f677261 625f666f 63757300 dget_grab_focus. │ │ │ │ - 0x0000abd8 67746b5f 626f785f 7365745f 73706163 gtk_box_set_spac │ │ │ │ - 0x0000abe8 696e6700 67746b5f 6672616d 655f7365 ing.gtk_frame_se │ │ │ │ - 0x0000abf8 745f7368 61646f77 5f747970 65006774 t_shadow_type.gt │ │ │ │ - 0x0000ac08 6b5f746f 67676c65 5f627574 746f6e5f k_toggle_button_ │ │ │ │ - 0x0000ac18 6765745f 61637469 76650067 746b5f74 get_active.gtk_t │ │ │ │ - 0x0000ac28 6578745f 76696577 5f736574 5f656469 ext_view_set_edi │ │ │ │ - 0x0000ac38 7461626c 65006774 6b5f636c 6973745f table.gtk_clist_ │ │ │ │ - 0x0000ac48 6765745f 74657874 0067746b 5f636865 get_text.gtk_che │ │ │ │ - 0x0000ac58 636b5f6d 656e755f 6974656d 5f736574 ck_menu_item_set │ │ │ │ - 0x0000ac68 5f616374 69766500 67746b5f 6d656e75 _active.gtk_menu │ │ │ │ - 0x0000ac78 5f736865 6c6c5f61 7070656e 64006774 _shell_append.gt │ │ │ │ - 0x0000ac88 6b5f636c 6973745f 736f7274 0067746b k_clist_sort.gtk │ │ │ │ - 0x0000ac98 5f6d6169 6e5f6974 65726174 696f6e5f _main_iteration_ │ │ │ │ - 0x0000aca8 646f0067 746b5f63 6f6d626f 5f626f78 do.gtk_combo_box │ │ │ │ - 0x0000acb8 5f676574 5f6d6f64 656c0067 746b5f63 _get_model.gtk_c │ │ │ │ - 0x0000acc8 6c697374 5f6e6577 0067746b 5f776964 list_new.gtk_wid │ │ │ │ - 0x0000acd8 6765745f 73686f77 5f616c6c 0067746b get_show_all.gtk │ │ │ │ - 0x0000ace8 5f776964 6765745f 68696465 0067746b _widget_hide.gtk │ │ │ │ - 0x0000acf8 5f636f6d 626f5f62 6f785f73 65745f61 _combo_box_set_a │ │ │ │ - 0x0000ad08 63746976 65006774 6b5f6374 7265655f ctive.gtk_ctree_ │ │ │ │ - 0x0000ad18 6e6f6465 5f676574 5f726f77 5f646174 node_get_row_dat │ │ │ │ - 0x0000ad28 61006774 6b5f636c 6973745f 7365745f a.gtk_clist_set_ │ │ │ │ - 0x0000ad38 636f6c75 6d6e5f77 69646765 74006774 column_widget.gt │ │ │ │ - 0x0000ad48 6b5f7769 6e646f77 5f736574 5f706f73 k_window_set_pos │ │ │ │ - 0x0000ad58 6974696f 6e006774 6b5f6c61 62656c5f ition.gtk_label_ │ │ │ │ - 0x0000ad68 7365745f 6c696e65 5f777261 70006774 set_line_wrap.gt │ │ │ │ - 0x0000ad78 6b5f7673 65706172 61746f72 5f6e6577 k_vseparator_new │ │ │ │ - 0x0000ad88 0067746b 5f686275 74746f6e 5f626f78 .gtk_hbutton_box │ │ │ │ - 0x0000ad98 5f6e6577 0067746b 5f6d6973 635f7365 _new.gtk_misc_se │ │ │ │ - 0x0000ada8 745f7061 6464696e 67006774 6b5f7363 t_padding.gtk_sc │ │ │ │ - 0x0000adb8 616c655f 7365745f 64726177 5f76616c ale_set_draw_val │ │ │ │ - 0x0000adc8 75650067 746b5f73 70696e5f 62757474 ue.gtk_spin_butt │ │ │ │ - 0x0000add8 6f6e5f67 65745f76 616c7565 5f61735f on_get_value_as_ │ │ │ │ - 0x0000ade8 696e7400 67746b5f 7363726f 6c6c6564 int.gtk_scrolled │ │ │ │ - 0x0000adf8 5f77696e 646f775f 7365745f 706f6c69 _window_set_poli │ │ │ │ - 0x0000ae08 63790067 746b5f77 69646765 745f6465 cy.gtk_widget_de │ │ │ │ - 0x0000ae18 7374726f 79656400 67746b5f 656e7472 stroyed.gtk_entr │ │ │ │ - 0x0000ae28 795f6765 745f7465 78740067 746b5f74 y_get_text.gtk_t │ │ │ │ - 0x0000ae38 6f67676c 655f6275 74746f6e 5f736574 oggle_button_set │ │ │ │ - 0x0000ae48 5f616374 69766500 67746b5f 63747265 _active.gtk_ctre │ │ │ │ - 0x0000ae58 655f6669 6e645f62 795f726f 775f6461 e_find_by_row_da │ │ │ │ - 0x0000ae68 74610067 746b5f63 6c697374 5f676574 ta.gtk_clist_get │ │ │ │ - 0x0000ae78 5f726f77 5f646174 61006774 6b5f6374 _row_data.gtk_ct │ │ │ │ - 0x0000ae88 7265655f 66696e64 5f62795f 726f775f ree_find_by_row_ │ │ │ │ - 0x0000ae98 64617461 5f637573 746f6d00 67746b5f data_custom.gtk_ │ │ │ │ - 0x0000aea8 62757474 6f6e5f62 6f785f73 65745f63 button_box_set_c │ │ │ │ - 0x0000aeb8 68696c64 5f73697a 65006774 6b5f6d65 hild_size.gtk_me │ │ │ │ - 0x0000aec8 6e755f69 74656d5f 7365745f 7375626d nu_item_set_subm │ │ │ │ - 0x0000aed8 656e7500 67746b5f 6d656e75 5f697465 enu.gtk_menu_ite │ │ │ │ - 0x0000aee8 6d5f7365 745f7269 6768745f 6a757374 m_set_right_just │ │ │ │ - 0x0000aef8 69666965 64006774 6b5f7465 78745f62 ified.gtk_text_b │ │ │ │ - 0x0000af08 75666665 725f696e 73657274 0067746b uffer_insert.gtk │ │ │ │ - 0x0000af18 5f636c69 73745f63 6c656172 0067746b _clist_clear.gtk │ │ │ │ - 0x0000af28 5f636865 636b5f6d 656e755f 6974656d _check_menu_item │ │ │ │ - 0x0000af38 5f6e6577 0067746b 5f776964 6765745f _new.gtk_widget_ │ │ │ │ - 0x0000af48 6765745f 77696e64 6f770067 746b5f63 get_window.gtk_c │ │ │ │ - 0x0000af58 6c697374 5f736574 5f73656c 65637469 list_set_selecti │ │ │ │ - 0x0000af68 6f6e5f6d 6f646500 67746b5f 77696467 on_mode.gtk_widg │ │ │ │ - 0x0000af78 65745f73 686f7700 67746b5f 77696467 et_show.gtk_widg │ │ │ │ - 0x0000af88 65745f72 65616c69 7a650067 746b5f77 et_realize.gtk_w │ │ │ │ - 0x0000af98 69646765 745f7365 745f7369 7a655f72 idget_set_size_r │ │ │ │ - 0x0000afa8 65717565 73740067 746b5f77 696e646f equest.gtk_windo │ │ │ │ - 0x0000afb8 775f7365 745f6765 6f6d6574 72795f68 w_set_geometry_h │ │ │ │ - 0x0000afc8 696e7473 0067746b 5f6e6f74 65626f6f ints.gtk_noteboo │ │ │ │ - 0x0000afd8 6b5f7365 745f6375 7272656e 745f7061 k_set_current_pa │ │ │ │ - 0x0000afe8 67650067 746b5f63 6f6d626f 5f626f78 ge.gtk_combo_box │ │ │ │ - 0x0000aff8 5f746578 745f6170 70656e64 5f746578 _text_append_tex │ │ │ │ - 0x0000b008 74006774 6b5f636c 6973745f 6765745f t.gtk_clist_get_ │ │ │ │ - 0x0000b018 73656c65 6374696f 6e5f696e 666f0067 selection_info.g │ │ │ │ - 0x0000b028 746b5f6d 656e755f 6e657700 67746b5f tk_menu_new.gtk_ │ │ │ │ - 0x0000b038 72616469 6f5f6275 74746f6e 5f676574 radio_button_get │ │ │ │ - 0x0000b048 5f67726f 75700067 746b5f63 74726565 _group.gtk_ctree │ │ │ │ - 0x0000b058 5f6e6f64 655f6e74 68006774 6b5f6862 _node_nth.gtk_hb │ │ │ │ - 0x0000b068 6f785f6e 65770067 746b5f63 6c697374 ox_new.gtk_clist │ │ │ │ - 0x0000b078 5f636f6c 756d6e5f 7469746c 655f7061 _column_title_pa │ │ │ │ - 0x0000b088 73736976 65006774 6b5f6164 6a757374 ssive.gtk_adjust │ │ │ │ - 0x0000b098 6d656e74 5f676574 5f76616c 75650067 ment_get_value.g │ │ │ │ - 0x0000b0a8 746b5f63 6f6e7461 696e6572 5f736574 tk_container_set │ │ │ │ - 0x0000b0b8 5f626f72 6465725f 77696474 68006774 _border_width.gt │ │ │ │ - 0x0000b0c8 6b5f6469 7361626c 655f7365 746c6f63 k_disable_setloc │ │ │ │ - 0x0000b0d8 616c6500 67746b5f 636f6d62 6f5f626f ale.gtk_combo_bo │ │ │ │ - 0x0000b0e8 785f6765 745f7479 70650067 746b5f62 x_get_type.gtk_b │ │ │ │ - 0x0000b0f8 7574746f 6e5f6e65 77006774 6b5f7769 utton_new.gtk_wi │ │ │ │ - 0x0000b108 64676574 5f646573 74726f79 0067746b dget_destroy.gtk │ │ │ │ - 0x0000b118 5f657665 6e74735f 70656e64 696e6700 _events_pending. │ │ │ │ - 0x0000b128 67746b5f 63747265 655f6765 745f6e6f gtk_ctree_get_no │ │ │ │ - 0x0000b138 64655f69 6e666f00 67746b5f 6d656e75 de_info.gtk_menu │ │ │ │ - 0x0000b148 5f706f70 75700067 746b5f63 6c697374 _popup.gtk_clist │ │ │ │ - 0x0000b158 5f676574 5f747970 65006774 6b5f7769 _get_type.gtk_wi │ │ │ │ - 0x0000b168 6e646f77 5f676574 5f706f73 6974696f ndow_get_positio │ │ │ │ - 0x0000b178 6e006774 6b5f6873 65706172 61746f72 n.gtk_hseparator │ │ │ │ - 0x0000b188 5f6e6577 0067646b 5f706978 6275665f _new.gdk_pixbuf_ │ │ │ │ - 0x0000b198 6765745f 6e5f6368 616e6e65 6c730067 get_n_channels.g │ │ │ │ - 0x0000b1a8 646b5f70 69786d61 705f636f 6c6f726d dk_pixmap_colorm │ │ │ │ - 0x0000b1b8 61705f63 72656174 655f6672 6f6d5f78 ap_create_from_x │ │ │ │ - 0x0000b1c8 706d5f64 0067646b 5f636f6c 6f726d61 pm_d.gdk_colorma │ │ │ │ - 0x0000b1d8 705f6765 745f7379 7374656d 00675f66 p_get_system.g_f │ │ │ │ - 0x0000b1e8 696c656e 616d655f 64697370 6c61795f ilename_display_ │ │ │ │ - 0x0000b1f8 6e616d65 006c6972 635f696e 6974006c name.lirc_init.l │ │ │ │ - 0x0000b208 6972635f 636f6465 32636861 72006c69 irc_code2char.li │ │ │ │ - 0x0000b218 72635f64 65696e69 74006c69 72635f66 rc_deinit.lirc_f │ │ │ │ - 0x0000b228 72656563 6f6e6669 67006c69 72635f72 reeconfig.lirc_r │ │ │ │ - 0x0000b238 65616463 6f6e6669 67006c69 72635f6e eadconfig.lirc_n │ │ │ │ - 0x0000b248 65787463 6f646500 66676574 63006d65 extcode.fgetc.me │ │ │ │ - 0x0000b258 6d636370 79006e6c 5f6c616e 67696e66 mccpy.nl_langinf │ │ │ │ - 0x0000b268 6f006667 65747300 5f5f7365 74736f63 o.fgets.__setsoc │ │ │ │ - 0x0000b278 6b6f7074 36340073 74726370 79006765 kopt64.strcpy.ge │ │ │ │ - 0x0000b288 74686f73 746e616d 65005f5f 636c6f63 thostname.__cloc │ │ │ │ - 0x0000b298 6b5f6765 7474696d 65363400 736e7072 k_gettime64.snpr │ │ │ │ - 0x0000b2a8 696e7466 0069636f 6e765f6f 70656e00 intf.iconv_open. │ │ │ │ - 0x0000b2b8 666f7065 6e363400 70657272 6f72005f fopen64.perror._ │ │ │ │ - 0x0000b2c8 7365746a 6d700075 6e676574 63007374 setjmp.ungetc.st │ │ │ │ - 0x0000b2d8 726e6370 79005f5f 73656c65 63743634 rncpy.__select64 │ │ │ │ - 0x0000b2e8 0073686d 61740073 7472636f 6c6c005f .shmat.strcoll._ │ │ │ │ - 0x0000b2f8 5f737472 6370795f 63686b00 5f5f6765 _strcpy_chk.__ge │ │ │ │ - 0x0000b308 7474696d 656f6664 61793634 005f5f66 ttimeofday64.__f │ │ │ │ - 0x0000b318 73746174 36345f74 696d6536 34006463 stat64_time64.dc │ │ │ │ - 0x0000b328 67657474 65787400 5f5f6374 7970655f gettext.__ctype_ │ │ │ │ - 0x0000b338 746f7570 7065725f 6c6f6300 5f5f7374 toupper_loc.__st │ │ │ │ - 0x0000b348 61636b5f 63686b5f 6661696c 005f5f70 ack_chk_fail.__p │ │ │ │ - 0x0000b358 72696e74 665f6368 6b006672 65616400 rintf_chk.fread. │ │ │ │ - 0x0000b368 63686469 72006c73 65656b36 34006963 chdir.lseek64.ic │ │ │ │ - 0x0000b378 6f6e7600 6672656f 70656e36 34005f5f onv.freopen64.__ │ │ │ │ - 0x0000b388 676c6f62 66726565 36345f74 696d6536 globfree64_time6 │ │ │ │ - 0x0000b398 34005f5f 6664656c 745f6368 6b006d73 4.__fdelt_chk.ms │ │ │ │ - 0x0000b3a8 796e6300 5f5f6173 73657274 5f666169 ync.__assert_fai │ │ │ │ - 0x0000b3b8 6c005f5f 69736f63 39395f76 73736361 l.__isoc99_vssca │ │ │ │ - 0x0000b3c8 6e660072 65616464 69723634 00736574 nf.readdir64.set │ │ │ │ - 0x0000b3d8 656e7600 73686d64 74006963 6f6e765f env.shmdt.iconv_ │ │ │ │ - 0x0000b3e8 636c6f73 6500646c 636c6f73 65007369 close.dlclose.si │ │ │ │ - 0x0000b3f8 67616374 696f6e00 5f5f6c6f 6e676a6d gaction.__longjm │ │ │ │ - 0x0000b408 705f6368 6b006765 745f6375 7272656e p_chk.get_curren │ │ │ │ - 0x0000b418 745f6469 725f6e61 6d650063 6c6f7365 t_dir_name.close │ │ │ │ - 0x0000b428 64697200 62696e64 00737472 73706e00 dir.bind.strspn. │ │ │ │ - 0x0000b438 73657475 69640073 74727263 6872006d setuid.strrchr.m │ │ │ │ - 0x0000b448 756e6d61 70006666 6c757368 006d656d unmap.fflush.mem │ │ │ │ - 0x0000b458 6d6f7665 006d6d61 70363400 73747274 move.mmap64.strt │ │ │ │ - 0x0000b468 6f640073 7472746f 66007374 72746f6b od.strtof.strtok │ │ │ │ - 0x0000b478 00706f6c 6c007374 72746f6c 00736f63 .poll.strtol.soc │ │ │ │ - 0x0000b488 6b657400 63726561 74363400 666f726b ket.creat64.fork │ │ │ │ - 0x0000b498 00726563 7666726f 6d006765 74686f73 .recvfrom.gethos │ │ │ │ - 0x0000b4a8 7462796e 616d6532 00737472 6c656e00 tbyname2.strlen. │ │ │ │ - 0x0000b4b8 5f5f6374 696d6536 34006765 74707069 __ctime64.getppi │ │ │ │ - 0x0000b4c8 64007074 68726561 645f6a6f 696e005f d.pthread_join._ │ │ │ │ - 0x0000b4d8 5f637479 70655f62 5f6c6f63 0075736c _ctype_b_loc.usl │ │ │ │ - 0x0000b4e8 65657000 5f5f6d65 6d637079 5f63686b eep.__memcpy_chk │ │ │ │ - 0x0000b4f8 00737472 73747200 5f5f7673 7072696e .strstr.__vsprin │ │ │ │ - 0x0000b508 74665f63 686b0062 696e645f 74657874 tf_chk.bind_text │ │ │ │ - 0x0000b518 646f6d61 696e5f63 6f646573 6574005f domain_codeset._ │ │ │ │ - 0x0000b528 5f676c6f 6236345f 74696d65 36340073 _glob64_time64.s │ │ │ │ - 0x0000b538 656e6400 70746872 6561645f 6d757465 end.pthread_mute │ │ │ │ - 0x0000b548 785f6465 7374726f 79005f5f 7374726e x_destroy.__strn │ │ │ │ - 0x0000b558 6370795f 63686b00 67657468 6f737462 cpy_chk.gethostb │ │ │ │ - 0x0000b568 796e616d 65006d6b 64697200 66656f66 yname.mkdir.feof │ │ │ │ - 0x0000b578 005f5f76 736e7072 696e7466 5f63686b .__vsnprintf_chk │ │ │ │ - 0x0000b588 00737973 696e666f 00707468 72656164 .sysinfo.pthread │ │ │ │ - 0x0000b598 5f637265 61746500 64757032 00676574 _create.dup2.get │ │ │ │ - 0x0000b5a8 70696400 72656376 005f5f6c 73746174 pid.recv.__lstat │ │ │ │ - 0x0000b5b8 36345f74 696d6536 34005f5f 73686d63 64_time64.__shmc │ │ │ │ - 0x0000b5c8 746c3634 00737464 6f757400 70746872 tl64.stdout.pthr │ │ │ │ - 0x0000b5d8 6561645f 6d757465 785f6c6f 636b0072 ead_mutex_lock.r │ │ │ │ - 0x0000b5e8 65616c6c 6f63005f 5f737072 696e7466 ealloc.__sprintf │ │ │ │ - 0x0000b5f8 5f63686b 00737472 63617400 62696e64 _chk.strcat.bind │ │ │ │ - 0x0000b608 74657874 646f6d61 696e005f 5f6d656d textdomain.__mem │ │ │ │ - 0x0000b618 6d6f7665 5f63686b 005f5f66 7072696e move_chk.__fprin │ │ │ │ - 0x0000b628 74665f63 686b0073 74726373 706e005f tf_chk.strcspn._ │ │ │ │ - 0x0000b638 5f6c6962 635f7374 6172745f 6d61696e _libc_start_main │ │ │ │ - 0x0000b648 005f5f73 74617436 345f7469 6d653634 .__stat64_time64 │ │ │ │ - 0x0000b658 005f5f69 6f63746c 5f74696d 65363400 .__ioctl_time64. │ │ │ │ - 0x0000b668 65786563 6c007374 72746f6c 6c005f5f execl.strtoll.__ │ │ │ │ - 0x0000b678 74696d65 36340073 74646572 72007365 time64.stderr.se │ │ │ │ - 0x0000b688 6e64746f 0066646f 70656e00 5f5f6d65 ndto.fdopen.__me │ │ │ │ - 0x0000b698 6d736574 5f63686b 006d656d 63687200 mset_chk.memchr. │ │ │ │ - 0x0000b6a8 5f5f7379 73765f73 69676e61 6c005f5f __sysv_signal.__ │ │ │ │ - 0x0000b6b8 73747263 61745f63 686b0064 6c73796d strcat_chk.dlsym │ │ │ │ - 0x0000b6c8 00696e65 745f6174 6f6e0072 61697365 .inet_aton.raise │ │ │ │ - 0x0000b6d8 00696e65 745f6e74 6f70005f 5f637479 .inet_ntop.__cty │ │ │ │ - 0x0000b6e8 70655f74 6f6c6f77 65725f6c 6f630064 pe_tolower_loc.d │ │ │ │ - 0x0000b6f8 6c6f7065 6e007372 616e6400 5f5f6973 lopen.srand.__is │ │ │ │ - 0x0000b708 6f633939 5f667363 616e6600 5f5f6378 oc99_fscanf.__cx │ │ │ │ - 0x0000b718 615f6669 6e616c69 7a650064 6c657272 a_finalize.dlerr │ │ │ │ - 0x0000b728 6f720073 74726368 72005f5f 6f70656e or.strchr.__open │ │ │ │ - 0x0000b738 36345f32 00667465 6c6c006b 696c6c00 64_2.ftell.kill. │ │ │ │ - 0x0000b748 73686d67 65740070 74687265 61645f6d shmget.pthread_m │ │ │ │ - 0x0000b758 75746578 5f696e69 74006765 74656e76 utex_init.getenv │ │ │ │ - 0x0000b768 0063616c 6c6f6300 6673796e 63006d65 .calloc.fsync.me │ │ │ │ - 0x0000b778 6d636d70 0066636c 6f736500 5f5f6c6f mcmp.fclose.__lo │ │ │ │ - 0x0000b788 63616c74 696d6536 34006d65 6d736574 caltime64.memset │ │ │ │ - 0x0000b798 00667075 74630077 61697470 69640074 .fputc.waitpid.t │ │ │ │ - 0x0000b7a8 63676574 61747472 005f5f6d 6b74696d cgetattr.__mktim │ │ │ │ - 0x0000b7b8 65363400 5f5f6973 6f633939 5f737363 e64.__isoc99_ssc │ │ │ │ - 0x0000b7c8 616e6600 70746872 6561645f 6d757465 anf.pthread_mute │ │ │ │ - 0x0000b7d8 785f756e 6c6f636b 006f7065 6e646972 x_unlock.opendir │ │ │ │ - 0x0000b7e8 005f5f73 6e707269 6e74665f 63686b00 .__snprintf_chk. │ │ │ │ - 0x0000b7f8 67657475 69640074 63736574 61747472 getuid.tcsetattr │ │ │ │ - 0x0000b808 00737472 746f756c 006d656d 63707900 .strtoul.memcpy. │ │ │ │ - 0x0000b818 5f5f6663 6e746c5f 74696d65 3634005f __fcntl_time64._ │ │ │ │ - 0x0000b828 5f6e616e 6f736c65 65703634 00676574 _nanosleep64.get │ │ │ │ - 0x0000b838 63776400 66777269 74650073 7472636d cwd.fwrite.strcm │ │ │ │ - 0x0000b848 70007173 6f727400 66736565 6b007374 p.qsort.fseek.st │ │ │ │ - 0x0000b858 72736570 005f5f65 72726e6f 5f6c6f63 rsep.__errno_loc │ │ │ │ - 0x0000b868 6174696f 6e00696e 65745f70 746f6e00 ation.inet_pton. │ │ │ │ - 0x0000b878 61626f72 74007069 7065005f 5f676574 abort.pipe.__get │ │ │ │ - 0x0000b888 736f636b 6f707436 34007374 726e636d sockopt64.strncm │ │ │ │ - 0x0000b898 70005f5f 7374726e 6361745f 63686b00 p.__strncat_chk. │ │ │ │ - 0x0000b8a8 5f5f7374 61636b5f 63686b5f 67756172 __stack_chk_guar │ │ │ │ - 0x0000b8b8 64006c69 6274696e 666f2e73 6f2e3600 d.libtinfo.so.6. │ │ │ │ - 0x0000b8c8 6c696273 6d62636c 69656e74 2e736f2e libsmbclient.so. │ │ │ │ - 0x0000b8d8 30006c69 62706e67 31362e73 6f2e3136 0.libpng16.so.16 │ │ │ │ - 0x0000b8e8 006c6962 7a2e736f 2e31006c 69626d6e .libz.so.1.libmn │ │ │ │ - 0x0000b8f8 672e736f 2e31006c 69626a70 65672e73 g.so.1.libjpeg.s │ │ │ │ - 0x0000b908 6f2e3632 006c6962 6769662e 736f2e37 o.62.libgif.so.7 │ │ │ │ - 0x0000b918 006c6962 61736f75 6e642e73 6f2e3200 .libasound.so.2. │ │ │ │ - 0x0000b928 6c696273 6e64696f 2e736f2e 37006c69 libsndio.so.7.li │ │ │ │ - 0x0000b938 62626c75 7261792e 736f2e32 006c6962 bbluray.so.2.lib │ │ │ │ - 0x0000b948 64766472 6561642e 736f2e38 006c6962 dvdread.so.8.lib │ │ │ │ - 0x0000b958 6364696f 5f636464 612e736f 2e32006c cdio_cdda.so.2.l │ │ │ │ - 0x0000b968 69626364 696f2e73 6f2e3139 006c6962 ibcdio.so.19.lib │ │ │ │ - 0x0000b978 6364696f 5f706172 616e6f69 612e736f cdio_paranoia.so │ │ │ │ - 0x0000b988 2e32006c 69626672 65657479 70652e73 .2.libfreetype.s │ │ │ │ - 0x0000b998 6f2e3600 6c696266 6f6e7463 6f6e6669 o.6.libfontconfi │ │ │ │ - 0x0000b9a8 672e736f 2e31006c 69626672 69626964 g.so.1.libfribid │ │ │ │ - 0x0000b9b8 692e736f 2e30006c 69626173 732e736f i.so.0.libass.so │ │ │ │ - 0x0000b9c8 2e39006c 6962656e 63612e73 6f2e3000 .9.libenca.so.0. │ │ │ │ - 0x0000b9d8 6c69626d 61642e73 6f2e3000 6c69626f libmad.so.0.libo │ │ │ │ - 0x0000b9e8 67672e73 6f2e3000 6c696276 6f726269 gg.so.0.libvorbi │ │ │ │ - 0x0000b9f8 73696465 632e736f 2e31006c 69627370 sidec.so.1.libsp │ │ │ │ - 0x0000ba08 6565782e 736f2e31 006c6962 7468656f eex.so.1.libtheo │ │ │ │ - 0x0000ba18 72616465 632e736f 2e31006c 69626d70 radec.so.1.libmp │ │ │ │ - 0x0000ba28 67313233 2e736f2e 30006c69 62613532 g123.so.0.liba52 │ │ │ │ - 0x0000ba38 2d302e37 2e342e73 6f006c69 626d7065 -0.7.4.so.libmpe │ │ │ │ - 0x0000ba48 67322e73 6f2e3000 6c696264 63612e73 g2.so.0.libdca.s │ │ │ │ - 0x0000ba58 6f2e3000 6c696266 6161642e 736f2e32 o.0.libfaad.so.2 │ │ │ │ - 0x0000ba68 006c6962 62733262 2e736f2e 30006c69 .libbs2b.so.0.li │ │ │ │ - 0x0000ba78 62737773 63616c65 2e736f2e 38006c69 bswscale.so.8.li │ │ │ │ - 0x0000ba88 62737772 6573616d 706c652e 736f2e35 bswresample.so.5 │ │ │ │ - 0x0000ba98 006c6962 6176666f 726d6174 2e736f2e .libavformat.so. │ │ │ │ - 0x0000baa8 3631006c 69626176 636f6465 632e736f 61.libavcodec.so │ │ │ │ - 0x0000bab8 2e363100 6c696261 76757469 6c2e736f .61.libavutil.so │ │ │ │ - 0x0000bac8 2e353900 6c696270 6f737470 726f632e .59.libpostproc. │ │ │ │ - 0x0000bad8 736f2e35 38006c69 6264762e 736f2e34 so.58.libdv.so.4 │ │ │ │ - 0x0000bae8 006c6962 78766964 636f7265 2e736f2e .libxvidcore.so. │ │ │ │ - 0x0000baf8 34006c69 62647664 6e61762e 736f2e34 4.libdvdnav.so.4 │ │ │ │ - 0x0000bb08 006c6962 6d2e736f 2e36006c 69625865 .libm.so.6.libXe │ │ │ │ - 0x0000bb18 78742e73 6f2e3600 6c696258 31312e73 xt.so.6.libX11.s │ │ │ │ - 0x0000bb28 6f2e3600 6c696258 73732e73 6f2e3100 o.6.libXss.so.1. │ │ │ │ - 0x0000bb38 6c696258 762e736f 2e31006c 69627664 libXv.so.1.libvd │ │ │ │ - 0x0000bb48 7061752e 736f2e31 006c6962 58696e65 pau.so.1.libXine │ │ │ │ - 0x0000bb58 72616d61 2e736f2e 31006c69 62587866 rama.so.1.libXxf │ │ │ │ - 0x0000bb68 3836766d 2e736f2e 31006c69 62587866 86vm.so.1.libXxf │ │ │ │ - 0x0000bb78 38366467 612e736f 2e31006c 69626161 86dga.so.1.libaa │ │ │ │ - 0x0000bb88 2e736f2e 31006c69 62636163 612e736f .so.1.libcaca.so │ │ │ │ - 0x0000bb98 2e30006c 69625344 4c2d312e 322e736f .0.libSDL-1.2.so │ │ │ │ - 0x0000bba8 2e30006c 6962474c 2e736f2e 31006c69 .0.libGL.so.1.li │ │ │ │ - 0x0000bbb8 6245474c 2e736f2e 31006c69 62617564 bEGL.so.1.libaud │ │ │ │ - 0x0000bbc8 696f2e73 6f2e3200 6c696270 756c7365 io.so.2.libpulse │ │ │ │ - 0x0000bbd8 2e736f2e 30006c69 626a6163 6b2e736f .so.0.libjack.so │ │ │ │ - 0x0000bbe8 2e30006c 69626f70 656e616c 2e736f2e .0.libopenal.so. │ │ │ │ - 0x0000bbf8 31006c69 6267746b 2d783131 2d322e30 1.libgtk-x11-2.0 │ │ │ │ - 0x0000bc08 2e736f2e 30006c69 6267646b 2d783131 .so.0.libgdk-x11 │ │ │ │ - 0x0000bc18 2d322e30 2e736f2e 30006c69 6267646b -2.0.so.0.libgdk │ │ │ │ - 0x0000bc28 5f706978 6275662d 322e302e 736f2e30 _pixbuf-2.0.so.0 │ │ │ │ - 0x0000bc38 006c6962 676f626a 6563742d 322e302e .libgobject-2.0. │ │ │ │ - 0x0000bc48 736f2e30 006c6962 676c6962 2d322e30 so.0.libglib-2.0 │ │ │ │ - 0x0000bc58 2e736f2e 30006c69 626c6972 635f636c .so.0.liblirc_cl │ │ │ │ - 0x0000bc68 69656e74 2e736f2e 30006c69 62632e73 ient.so.0.libc.s │ │ │ │ - 0x0000bc78 6f2e3600 6c642d6c 696e7578 2d61726d o.6.ld-linux-arm │ │ │ │ - 0x0000bc88 68662e73 6f2e3300 5f494f5f 73746469 hf.so.3._IO_stdi │ │ │ │ - 0x0000bc98 6e5f7573 6564006d 706c6179 6572004d n_used.mplayer.M │ │ │ │ - 0x0000bca8 504c4159 45525f31 00474c49 42435f32 PLAYER_1.GLIBC_2 │ │ │ │ - 0x0000bcb8 2e34006c 69627468 656f7261 6465635f .4.libtheoradec_ │ │ │ │ - 0x0000bcc8 312e3000 534d4243 4c49454e 545f302e 1.0.SMBCLIENT_0. │ │ │ │ - 0x0000bcd8 312e3000 4344494f 5f313900 4c494250 1.0.CDIO_19.LIBP │ │ │ │ - 0x0000bce8 4f535450 524f435f 3538004c 49424156 OSTPROC_58.LIBAV │ │ │ │ - 0x0000bcf8 434f4445 435f3631 004c4942 4a504547 CODEC_61.LIBJPEG │ │ │ │ - 0x0000bd08 5f362e32 00434449 4f5f5041 52414e4f _6.2.CDIO_PARANO │ │ │ │ - 0x0000bd18 49415f32 00434449 4f5f4344 44415f32 IA_2.CDIO_CDDA_2 │ │ │ │ - 0x0000bd28 00504e47 31365f30 0041415f 312e3400 .PNG16_0.AA_1.4. │ │ │ │ - 0x0000bd38 4c494241 56464f52 4d41545f 3631004c LIBAVFORMAT_61.L │ │ │ │ - 0x0000bd48 49425357 5343414c 455f3800 4c494253 IBSWSCALE_8.LIBS │ │ │ │ - 0x0000bd58 57524553 414d504c 455f3500 474c4942 WRESAMPLE_5.GLIB │ │ │ │ - 0x0000bd68 435f322e 32390050 554c5345 5f300047 C_2.29.PULSE_0.G │ │ │ │ - 0x0000bd78 4c494243 5f322e31 3100474c 4942435f LIBC_2.11.GLIBC_ │ │ │ │ - 0x0000bd88 322e3135 00474c49 42435f32 2e370047 2.15.GLIBC_2.7.G │ │ │ │ - 0x0000bd98 4c494243 5f322e33 3400414c 53415f30 LIBC_2.34.ALSA_0 │ │ │ │ - 0x0000bda8 2e392e30 72633800 414c5341 5f302e39 .9.0rc8.ALSA_0.9 │ │ │ │ - 0x0000bdb8 2e307263 3400414c 53415f30 2e39004c .0rc4.ALSA_0.9.L │ │ │ │ - 0x0000bdc8 49424156 5554494c 5f353900 4e435552 IBAVUTIL_59.NCUR │ │ │ │ - 0x0000bdd8 53455336 5f54494e 464f5f35 2e302e31 SES6_TINFO_5.0.1 │ │ │ │ - 0x0000bde8 39393931 30323300 9991023. │ │ │ │ + 0x00005a18 005f4954 4d5f6465 72656769 73746572 ._ITM_deregister │ │ │ │ + 0x00005a28 544d436c 6f6e6554 61626c65 005f5f67 TMCloneTable.__g │ │ │ │ + 0x00005a38 6d6f6e5f 73746172 745f5f00 5f49544d mon_start__._ITM │ │ │ │ + 0x00005a48 5f726567 69737465 72544d43 6c6f6e65 _registerTMClone │ │ │ │ + 0x00005a58 5461626c 65007467 6574656e 74007467 Table.tgetent.tg │ │ │ │ + 0x00005a68 65746e75 6d007467 65747374 7200736d etnum.tgetstr.sm │ │ │ │ + 0x00005a78 62635f72 65616400 736d6263 5f6c7365 bc_read.smbc_lse │ │ │ │ + 0x00005a88 656b0073 6d62635f 77726974 6500736d ek.smbc_write.sm │ │ │ │ + 0x00005a98 62635f6f 70656e00 736d6263 5f696e69 bc_open.smbc_ini │ │ │ │ + 0x00005aa8 7400736d 62635f63 6c6f7365 00696e66 t.smbc_close.inf │ │ │ │ + 0x00005ab8 6c617465 00696e66 6c617465 456e6400 late.inflateEnd. │ │ │ │ + 0x00005ac8 706e675f 7365745f 7369675f 62797465 png_set_sig_byte │ │ │ │ + 0x00005ad8 7300706e 675f7365 745f7374 7269705f s.png_set_strip_ │ │ │ │ + 0x00005ae8 31360070 6e675f63 72656174 655f7265 16.png_create_re │ │ │ │ + 0x00005af8 61645f73 74727563 7400706e 675f7265 ad_struct.png_re │ │ │ │ + 0x00005b08 61645f69 6d616765 00706e67 5f646573 ad_image.png_des │ │ │ │ + 0x00005b18 74726f79 5f726561 645f7374 72756374 troy_read_struct │ │ │ │ + 0x00005b28 00706e67 5f637265 6174655f 696e666f .png_create_info │ │ │ │ + 0x00005b38 5f737472 75637400 706e675f 72656164 _struct.png_read │ │ │ │ + 0x00005b48 5f696e66 6f00706e 675f6765 745f636f _info.png_get_co │ │ │ │ + 0x00005b58 6c6f725f 74797065 00706e67 5f736574 lor_type.png_set │ │ │ │ + 0x00005b68 5f726561 645f666e 00706e67 5f736574 _read_fn.png_set │ │ │ │ + 0x00005b78 5f626772 00706e67 5f676574 5f504c54 _bgr.png_get_PLT │ │ │ │ + 0x00005b88 4500706e 675f7265 61645f65 6e640070 E.png_read_end.p │ │ │ │ + 0x00005b98 6e675f67 65745f49 48445200 706e675f ng_get_IHDR.png_ │ │ │ │ + 0x00005ba8 6765745f 696f5f70 74720069 6e666c61 get_io_ptr.infla │ │ │ │ + 0x00005bb8 7465496e 69745f00 636f6d70 72657373 teInit_.compress │ │ │ │ + 0x00005bc8 32006d6e 675f7075 74636875 6e6b5f64 2.mng_putchunk_d │ │ │ │ + 0x00005bd8 65666900 6d6e675f 64697370 6c61795f efi.mng_display_ │ │ │ │ + 0x00005be8 72657365 74006d6e 675f7365 7463625f reset.mng_setcb_ │ │ │ │ + 0x00005bf8 77726974 65646174 61006d6e 675f7365 writedata.mng_se │ │ │ │ + 0x00005c08 7463625f 6f70656e 73747265 616d006d tcb_openstream.m │ │ │ │ + 0x00005c18 6e675f70 75746368 756e6b5f 69646174 ng_putchunk_idat │ │ │ │ + 0x00005c28 006d6e67 5f707574 6368756e 6b5f7465 .mng_putchunk_te │ │ │ │ + 0x00005c38 726d006d 6e675f63 6c65616e 7570006d rm.mng_cleanup.m │ │ │ │ + 0x00005c48 6e675f77 72697465 006d6e67 5f707574 ng_write.mng_put │ │ │ │ + 0x00005c58 6368756e 6b5f7361 7665006d 6e675f67 chunk_save.mng_g │ │ │ │ + 0x00005c68 65745f70 6c617974 696d6500 6d6e675f et_playtime.mng_ │ │ │ │ + 0x00005c78 73657463 625f6765 74746963 6b636f75 setcb_gettickcou │ │ │ │ + 0x00005c88 6e74006d 6e675f73 65746362 5f726566 nt.mng_setcb_ref │ │ │ │ + 0x00005c98 72657368 006d6e67 5f707574 6368756e resh.mng_putchun │ │ │ │ + 0x00005ca8 6b5f6672 616d006d 6e675f73 65746362 k_fram.mng_setcb │ │ │ │ + 0x00005cb8 5f736574 74696d65 72006d6e 675f7075 _settimer.mng_pu │ │ │ │ + 0x00005cc8 74636875 6e6b5f69 68647200 6d6e675f tchunk_ihdr.mng_ │ │ │ │ + 0x00005cd8 73657463 625f7072 6f636573 73686561 setcb_processhea │ │ │ │ + 0x00005ce8 64657200 6d6e675f 73657463 625f7265 der.mng_setcb_re │ │ │ │ + 0x00005cf8 61646461 7461006d 6e675f64 6973706c addata.mng_displ │ │ │ │ + 0x00005d08 6179006d 6e675f69 6e697469 616c697a ay.mng_initializ │ │ │ │ + 0x00005d18 65006d6e 675f6765 745f7573 65726461 e.mng_get_userda │ │ │ │ + 0x00005d28 7461006d 6e675f73 65746362 5f636c6f ta.mng_setcb_clo │ │ │ │ + 0x00005d38 73657374 7265616d 006d6e67 5f707574 sestream.mng_put │ │ │ │ + 0x00005d48 6368756e 6b5f6965 6e64006d 6e675f64 chunk_iend.mng_d │ │ │ │ + 0x00005d58 6973706c 61795f72 6573756d 65006d6e isplay_resume.mn │ │ │ │ + 0x00005d68 675f6372 65617465 006d6e67 5f736574 g_create.mng_set │ │ │ │ + 0x00005d78 63625f67 65746361 6e766173 6c696e65 cb_getcanvasline │ │ │ │ + 0x00005d88 006d6e67 5f726561 64006d6e 675f7075 .mng_read.mng_pu │ │ │ │ + 0x00005d98 74636875 6e6b5f73 65656b00 6d6e675f tchunk_seek.mng_ │ │ │ │ + 0x00005da8 70757463 68756e6b 5f6d6864 72006d6e putchunk_mhdr.mn │ │ │ │ + 0x00005db8 675f7365 745f6361 6e766173 7374796c g_set_canvasstyl │ │ │ │ + 0x00005dc8 65006d6e 675f7075 74636875 6e6b5f6d e.mng_putchunk_m │ │ │ │ + 0x00005dd8 656e6400 6a706567 5f73696d 706c655f end.jpeg_simple_ │ │ │ │ + 0x00005de8 70726f67 72657373 696f6e00 6a706567 progression.jpeg │ │ │ │ + 0x00005df8 5f726573 796e635f 746f5f72 65737461 _resync_to_resta │ │ │ │ + 0x00005e08 7274006a 7065675f 66696e69 73685f64 rt.jpeg_finish_d │ │ │ │ + 0x00005e18 65636f6d 70726573 73006a70 65675f73 ecompress.jpeg_s │ │ │ │ + 0x00005e28 74617274 5f646563 6f6d7072 65737300 tart_decompress. │ │ │ │ + 0x00005e38 6a706567 5f736574 5f717561 6c697479 jpeg_set_quality │ │ │ │ + 0x00005e48 006a7065 675f7374 645f6572 726f7200 .jpeg_std_error. │ │ │ │ + 0x00005e58 6a706567 5f737464 696f5f64 65737400 jpeg_stdio_dest. │ │ │ │ + 0x00005e68 6a706567 5f726561 645f7363 616e6c69 jpeg_read_scanli │ │ │ │ + 0x00005e78 6e657300 6a706567 5f777269 74655f73 nes.jpeg_write_s │ │ │ │ + 0x00005e88 63616e6c 696e6573 006a7065 675f4372 canlines.jpeg_Cr │ │ │ │ + 0x00005e98 65617465 4465636f 6d707265 7373006a eateDecompress.j │ │ │ │ + 0x00005ea8 7065675f 7365745f 64656661 756c7473 peg_set_defaults │ │ │ │ + 0x00005eb8 006a7065 675f7374 6172745f 636f6d70 .jpeg_start_comp │ │ │ │ + 0x00005ec8 72657373 006a7065 675f4372 65617465 ress.jpeg_Create │ │ │ │ + 0x00005ed8 436f6d70 72657373 006a7065 675f7265 Compress.jpeg_re │ │ │ │ + 0x00005ee8 61645f68 65616465 72006a70 65675f66 ad_header.jpeg_f │ │ │ │ + 0x00005ef8 696e6973 685f636f 6d707265 7373006a inish_compress.j │ │ │ │ + 0x00005f08 7065675f 64657374 726f795f 636f6d70 peg_destroy_comp │ │ │ │ + 0x00005f18 72657373 006a7065 675f6465 7374726f ress.jpeg_destro │ │ │ │ + 0x00005f28 795f6465 636f6d70 72657373 00454769 y_decompress.EGi │ │ │ │ + 0x00005f38 66507574 496d6167 65446573 63004447 fPutImageDesc.DG │ │ │ │ + 0x00005f48 69664765 744c696e 65004447 69664765 ifGetLine.DGifGe │ │ │ │ + 0x00005f58 74536372 65656e44 65736300 44476966 tScreenDesc.DGif │ │ │ │ + 0x00005f68 47657445 7874656e 73696f6e 00476966 GetExtension.Gif │ │ │ │ + 0x00005f78 4d616b65 4d61704f 626a6563 74004447 MakeMapObject.DG │ │ │ │ + 0x00005f88 69664765 74526563 6f726454 79706500 ifGetRecordType. │ │ │ │ + 0x00005f98 45476966 50757443 6f6d6d65 6e740044 EGifPutComment.D │ │ │ │ + 0x00005fa8 47696643 6c6f7365 46696c65 00454769 GifCloseFile.EGi │ │ │ │ + 0x00005fb8 66507574 4c696e65 00454769 66536574 fPutLine.EGifSet │ │ │ │ + 0x00005fc8 47696656 65727369 6f6e0045 47696650 GifVersion.EGifP │ │ │ │ + 0x00005fd8 75744578 74656e73 696f6e54 7261696c utExtensionTrail │ │ │ │ + 0x00005fe8 65720045 47696650 75744578 74656e73 er.EGifPutExtens │ │ │ │ + 0x00005ff8 696f6e00 47696646 7265654d 61704f62 ion.GifFreeMapOb │ │ │ │ + 0x00006008 6a656374 00476966 4572726f 72537472 ject.GifErrorStr │ │ │ │ + 0x00006018 696e6700 44476966 4f70656e 00454769 ing.DGifOpen.EGi │ │ │ │ + 0x00006028 66507574 53637265 656e4465 73630045 fPutScreenDesc.E │ │ │ │ + 0x00006038 47696643 6c6f7365 46696c65 00454769 GifCloseFile.EGi │ │ │ │ + 0x00006048 66507574 45787465 6e73696f 6e4c6561 fPutExtensionLea │ │ │ │ + 0x00006058 64657200 44476966 47657445 7874656e der.DGifGetExten │ │ │ │ + 0x00006068 73696f6e 4e657874 00454769 66507574 sionNext.EGifPut │ │ │ │ + 0x00006078 45787465 6e73696f 6e426c6f 636b0044 ExtensionBlock.D │ │ │ │ + 0x00006088 47696647 6574496d 61676544 65736300 GifGetImageDesc. │ │ │ │ + 0x00006098 45476966 4f70656e 46696c65 4e616d65 EGifOpenFileName │ │ │ │ + 0x000060a8 00476966 5175616e 74697a65 42756666 .GifQuantizeBuff │ │ │ │ + 0x000060b8 65720073 6e645f6d 69786572 5f73656c er.snd_mixer_sel │ │ │ │ + 0x000060c8 656d5f69 645f7369 7a656f66 00736e64 em_id_sizeof.snd │ │ │ │ + 0x000060d8 5f70636d 5f68775f 70617261 6d735f64 _pcm_hw_params_d │ │ │ │ + 0x000060e8 756d7000 736e645f 6d697865 725f6669 ump.snd_mixer_fi │ │ │ │ + 0x000060f8 7273745f 656c656d 00736e64 5f6d6978 rst_elem.snd_mix │ │ │ │ + 0x00006108 65725f73 656c656d 5f726567 69737465 er_selem_registe │ │ │ │ + 0x00006118 7200736e 645f6d69 7865725f 73656c65 r.snd_mixer_sele │ │ │ │ + 0x00006128 6d5f6765 745f706c 61796261 636b5f73 m_get_playback_s │ │ │ │ + 0x00006138 77697463 6800736e 645f7063 6d5f6877 witch.snd_pcm_hw │ │ │ │ + 0x00006148 5f706172 616d735f 616e7900 736e645f _params_any.snd_ │ │ │ │ + 0x00006158 6d697865 725f7365 6c656d5f 69645f73 mixer_selem_id_s │ │ │ │ + 0x00006168 65745f6e 616d6500 736e645f 6d697865 et_name.snd_mixe │ │ │ │ + 0x00006178 725f636c 6f736500 736e645f 70636d5f r_close.snd_pcm_ │ │ │ │ + 0x00006188 68775f70 6172616d 735f7365 745f6163 hw_params_set_ac │ │ │ │ + 0x00006198 63657373 00736e64 5f70636d 5f737461 cess.snd_pcm_sta │ │ │ │ + 0x000061a8 7475735f 73697a65 6f660073 6e645f70 tus_sizeof.snd_p │ │ │ │ + 0x000061b8 636d5f73 775f7061 72616d73 5f736574 cm_sw_params_set │ │ │ │ + 0x000061c8 5f736c65 65705f6d 696e0073 6e645f70 _sleep_min.snd_p │ │ │ │ + 0x000061d8 636d5f73 775f7061 72616d73 5f637572 cm_sw_params_cur │ │ │ │ + 0x000061e8 72656e74 00736e64 5f70636d 5f68775f rent.snd_pcm_hw_ │ │ │ │ + 0x000061f8 70617261 6d735f63 616e5f70 61757365 params_can_pause │ │ │ │ + 0x00006208 00736e64 5f70636d 5f73775f 70617261 .snd_pcm_sw_para │ │ │ │ + 0x00006218 6d735f73 65745f73 74617274 5f746872 ms_set_start_thr │ │ │ │ + 0x00006228 6573686f 6c640073 6e645f70 636d5f73 eshold.snd_pcm_s │ │ │ │ + 0x00006238 775f7061 72616d73 5f676574 5f626f75 w_params_get_bou │ │ │ │ + 0x00006248 6e646172 7900736e 645f7063 6d5f6877 ndary.snd_pcm_hw │ │ │ │ + 0x00006258 5f706172 616d735f 7365745f 6368616e _params_set_chan │ │ │ │ + 0x00006268 6e656c73 00736e64 5f70636d 5f636c6f nels.snd_pcm_clo │ │ │ │ + 0x00006278 73650073 6e645f70 636d5f73 74617475 se.snd_pcm_statu │ │ │ │ + 0x00006288 735f6765 745f7472 69676765 725f7473 s_get_trigger_ts │ │ │ │ + 0x00006298 74616d70 00736e64 5f6d6978 65725f6f tamp.snd_mixer_o │ │ │ │ + 0x000062a8 70656e00 736e645f 70636d5f 68775f70 pen.snd_pcm_hw_p │ │ │ │ + 0x000062b8 6172616d 735f6765 745f6275 66666572 arams_get_buffer │ │ │ │ + 0x000062c8 5f73697a 6500736e 645f7063 6d5f666f _size.snd_pcm_fo │ │ │ │ + 0x000062d8 726d6174 5f706879 73696361 6c5f7769 rmat_physical_wi │ │ │ │ + 0x000062e8 64746800 736e645f 70636d5f 73746174 dth.snd_pcm_stat │ │ │ │ + 0x000062f8 75735f67 65745f73 74617465 00736e64 us_get_state.snd │ │ │ │ + 0x00006308 5f70636d 5f68775f 70617261 6d735f73 _pcm_hw_params_s │ │ │ │ + 0x00006318 65745f72 6174655f 72657361 6d706c65 et_rate_resample │ │ │ │ + 0x00006328 00736e64 5f70636d 5f68775f 70617261 .snd_pcm_hw_para │ │ │ │ + 0x00006338 6d735f73 65745f66 6f726d61 7400736e ms_set_format.sn │ │ │ │ + 0x00006348 645f7063 6d5f7377 5f706172 616d735f d_pcm_sw_params_ │ │ │ │ + 0x00006358 73697a65 6f660073 6e645f70 636d5f77 sizeof.snd_pcm_w │ │ │ │ + 0x00006368 72697465 6900736e 645f7063 6d5f6877 ritei.snd_pcm_hw │ │ │ │ + 0x00006378 5f706172 616d735f 6765745f 6368616e _params_get_chan │ │ │ │ + 0x00006388 6e656c73 00736e64 5f70636d 5f737461 nels.snd_pcm_sta │ │ │ │ + 0x00006398 7475735f 64756d70 00736e64 5f6d6978 tus_dump.snd_mix │ │ │ │ + 0x000063a8 65725f73 656c656d 5f686173 5f706c61 er_selem_has_pla │ │ │ │ + 0x000063b8 79626163 6b5f766f 6c756d65 5f6a6f69 yback_volume_joi │ │ │ │ + 0x000063c8 6e656400 736e645f 70636d5f 68775f70 ned.snd_pcm_hw_p │ │ │ │ + 0x000063d8 6172616d 735f7365 745f7261 74655f6e arams_set_rate_n │ │ │ │ + 0x000063e8 65617200 736e645f 70636d5f 73746172 ear.snd_pcm_star │ │ │ │ + 0x000063f8 7400736e 645f7063 6d5f7265 73756d65 t.snd_pcm_resume │ │ │ │ + 0x00006408 00736e64 5f70636d 5f73775f 70617261 .snd_pcm_sw_para │ │ │ │ + 0x00006418 6d735f73 65745f73 696c656e 63655f73 ms_set_silence_s │ │ │ │ + 0x00006428 697a6500 736e645f 6d697865 725f6669 ize.snd_mixer_fi │ │ │ │ + 0x00006438 6e645f73 656c656d 00736e64 5f70636d nd_selem.snd_pcm │ │ │ │ + 0x00006448 5f737461 74650073 6e645f70 636d5f64 _state.snd_pcm_d │ │ │ │ + 0x00006458 7261696e 00736e64 5f70636d 5f68775f rain.snd_pcm_hw_ │ │ │ │ + 0x00006468 70617261 6d735f73 65745f62 75666665 params_set_buffe │ │ │ │ + 0x00006478 725f7469 6d655f6e 65617200 736e645f r_time_near.snd_ │ │ │ │ + 0x00006488 6d697865 725f7365 6c656d5f 69645f67 mixer_selem_id_g │ │ │ │ + 0x00006498 65745f6e 616d6500 736e645f 70636d5f et_name.snd_pcm_ │ │ │ │ + 0x000064a8 70617573 6500736e 645f6d69 7865725f pause.snd_mixer_ │ │ │ │ + 0x000064b8 73656c65 6d5f7365 745f706c 61796261 selem_set_playba │ │ │ │ + 0x000064c8 636b5f76 6f6c756d 6500736e 645f6d69 ck_volume.snd_mi │ │ │ │ + 0x000064d8 7865725f 6c6f6164 00736e64 5f70636d xer_load.snd_pcm │ │ │ │ + 0x000064e8 5f73775f 70617261 6d735f73 65745f61 _sw_params_set_a │ │ │ │ + 0x000064f8 7661696c 5f6d696e 00736e64 5f70636d vail_min.snd_pcm │ │ │ │ + 0x00006508 5f666f72 77617264 00736e64 5f6d6978 _forward.snd_mix │ │ │ │ + 0x00006518 65725f73 656c656d 5f69645f 7365745f er_selem_id_set_ │ │ │ │ + 0x00006528 696e6465 7800736e 645f7063 6d5f6877 index.snd_pcm_hw │ │ │ │ + 0x00006538 5f706172 616d735f 74657374 5f666f72 _params_test_for │ │ │ │ + 0x00006548 6d617400 736e645f 70636d5f 6e6f6e62 mat.snd_pcm_nonb │ │ │ │ + 0x00006558 6c6f636b 00736e64 5f61736f 756e646c lock.snd_asoundl │ │ │ │ + 0x00006568 69625f76 65727369 6f6e0073 6e645f70 ib_version.snd_p │ │ │ │ + 0x00006578 636d5f70 72657061 72650073 6e645f6d cm_prepare.snd_m │ │ │ │ + 0x00006588 69786572 5f73656c 656d5f68 61735f70 ixer_selem_has_p │ │ │ │ + 0x00006598 6c617962 61636b5f 766f6c75 6d650073 layback_volume.s │ │ │ │ + 0x000065a8 6e645f6d 69786572 5f73656c 656d5f73 nd_mixer_selem_s │ │ │ │ + 0x000065b8 65745f70 6c617962 61636b5f 73776974 et_playback_swit │ │ │ │ + 0x000065c8 63680073 6e645f70 636d5f73 775f7061 ch.snd_pcm_sw_pa │ │ │ │ + 0x000065d8 72616d73 5f64756d 7000736e 645f6d69 rams_dump.snd_mi │ │ │ │ + 0x000065e8 7865725f 73656c65 6d5f6765 745f706c xer_selem_get_pl │ │ │ │ + 0x000065f8 61796261 636b5f76 6f6c756d 655f7261 ayback_volume_ra │ │ │ │ + 0x00006608 6e676500 736e645f 70636d5f 73775f70 nge.snd_pcm_sw_p │ │ │ │ + 0x00006618 6172616d 735f7365 745f7374 6f705f74 arams_set_stop_t │ │ │ │ + 0x00006628 68726573 686f6c64 00736e64 5f70636d hreshold.snd_pcm │ │ │ │ + 0x00006638 5f68775f 70617261 6d735f73 65745f70 _hw_params_set_p │ │ │ │ + 0x00006648 6572696f 64735f6e 65617200 736e645f eriods_near.snd_ │ │ │ │ + 0x00006658 73747265 72726f72 00736e64 5f70636d strerror.snd_pcm │ │ │ │ + 0x00006668 5f64656c 61790073 6e645f70 636d5f6f _delay.snd_pcm_o │ │ │ │ + 0x00006678 70656e00 736e645f 70636d5f 68775f70 pen.snd_pcm_hw_p │ │ │ │ + 0x00006688 6172616d 735f7365 745f7065 72696f64 arams_set_period │ │ │ │ + 0x00006698 5f74696d 655f6e65 61720073 6e645f70 _time_near.snd_p │ │ │ │ + 0x000066a8 636d5f64 726f7000 736e645f 6d697865 cm_drop.snd_mixe │ │ │ │ + 0x000066b8 725f6174 74616368 00736e64 5f70636d r_attach.snd_pcm │ │ │ │ + 0x000066c8 5f68775f 70617261 6d735f67 65745f70 _hw_params_get_p │ │ │ │ + 0x000066d8 6572696f 645f7369 7a650073 6e645f6d eriod_size.snd_m │ │ │ │ + 0x000066e8 69786572 5f73656c 656d5f68 61735f70 ixer_selem_has_p │ │ │ │ + 0x000066f8 6c617962 61636b5f 73776974 63680073 layback_switch.s │ │ │ │ + 0x00006708 6e645f70 636d5f68 775f7061 72616d73 nd_pcm_hw_params │ │ │ │ + 0x00006718 5f736574 5f636861 6e6e656c 735f6e65 _set_channels_ne │ │ │ │ + 0x00006728 61720073 6e645f6d 69786572 5f73656c ar.snd_mixer_sel │ │ │ │ + 0x00006738 656d5f68 61735f70 6c617962 61636b5f em_has_playback_ │ │ │ │ + 0x00006748 73776974 63685f6a 6f696e65 6400736e switch_joined.sn │ │ │ │ + 0x00006758 645f7063 6d5f666f 726d6174 5f646573 d_pcm_format_des │ │ │ │ + 0x00006768 63726970 74696f6e 00736e64 5f6c6962 cription.snd_lib │ │ │ │ + 0x00006778 5f657272 6f725f73 65745f68 616e646c _error_set_handl │ │ │ │ + 0x00006788 65720073 6e645f70 636d5f68 775f7061 er.snd_pcm_hw_pa │ │ │ │ + 0x00006798 72616d73 5f73697a 656f6600 736e645f rams_sizeof.snd_ │ │ │ │ + 0x000067a8 70636d5f 64756d70 00736e64 5f70636d pcm_dump.snd_pcm │ │ │ │ + 0x000067b8 5f737461 74757300 736e645f 70636d5f _status.snd_pcm_ │ │ │ │ + 0x000067c8 73775f70 6172616d 7300736e 645f7063 sw_params.snd_pc │ │ │ │ + 0x000067d8 6d5f7265 61646900 736e645f 6f757470 m_readi.snd_outp │ │ │ │ + 0x000067e8 75745f63 6c6f7365 00736e64 5f6d6978 ut_close.snd_mix │ │ │ │ + 0x000067f8 65725f73 656c656d 5f676574 5f706c61 er_selem_get_pla │ │ │ │ + 0x00006808 79626163 6b5f766f 6c756d65 00736e64 yback_volume.snd │ │ │ │ + 0x00006818 5f636f6e 6669675f 75706461 74655f66 _config_update_f │ │ │ │ + 0x00006828 7265655f 676c6f62 616c0073 6e645f6d ree_global.snd_m │ │ │ │ + 0x00006838 69786572 5f656c65 6d5f6e65 78740073 ixer_elem_next.s │ │ │ │ + 0x00006848 6e645f6d 69786572 5f73656c 656d5f67 nd_mixer_selem_g │ │ │ │ + 0x00006858 65745f6e 616d6500 736e645f 70636d5f et_name.snd_pcm_ │ │ │ │ + 0x00006868 68775f70 6172616d 7300736e 645f6f75 hw_params.snd_ou │ │ │ │ + 0x00006878 74707574 5f737464 696f5f61 74746163 tput_stdio_attac │ │ │ │ + 0x00006888 6800736e 645f6d69 7865725f 73656c65 h.snd_mixer_sele │ │ │ │ + 0x00006898 6d5f6964 5f676574 5f696e64 65780073 m_id_get_index.s │ │ │ │ + 0x000068a8 6e645f70 636d5f73 74617475 735f6765 nd_pcm_status_ge │ │ │ │ + 0x000068b8 745f6176 61696c00 73696f5f 6f70656e t_avail.sio_open │ │ │ │ + 0x000068c8 0073696f 5f696e69 74706172 0073696f .sio_initpar.sio │ │ │ │ + 0x000068d8 5f726576 656e7473 0073696f 5f736574 _revents.sio_set │ │ │ │ + 0x000068e8 766f6c00 73696f5f 73657470 61720073 vol.sio_setpar.s │ │ │ │ + 0x000068f8 696f5f6f 6e6d6f76 65007369 6f5f636c io_onmove.sio_cl │ │ │ │ + 0x00006908 6f736500 73696f5f 67657470 61720073 ose.sio_getpar.s │ │ │ │ + 0x00006918 696f5f6f 6e766f6c 0073696f 5f6e6664 io_onvol.sio_nfd │ │ │ │ + 0x00006928 73007369 6f5f7772 69746500 73696f5f s.sio_write.sio_ │ │ │ │ + 0x00006938 73746172 74007369 6f5f7374 6f700073 start.sio_stop.s │ │ │ │ + 0x00006948 696f5f70 6f6c6c66 64004663 50617474 io_pollfd.FcPatt │ │ │ │ + 0x00006958 65726e44 65737472 6f790046 545f5365 ernDestroy.FT_Se │ │ │ │ + 0x00006968 745f4368 61725f53 697a6500 4663466f t_Char_Size.FcFo │ │ │ │ + 0x00006978 6e744d61 74636800 46545f44 6f6e655f ntMatch.FT_Done_ │ │ │ │ + 0x00006988 46726565 54797065 00466350 61747465 FreeType.FcPatte │ │ │ │ + 0x00006998 726e4765 74537472 696e6700 46545f49 rnGetString.FT_I │ │ │ │ + 0x000069a8 6e69745f 46726565 54797065 0046545f nit_FreeType.FT_ │ │ │ │ + 0x000069b8 4e65775f 4d656d6f 72795f46 61636500 New_Memory_Face. │ │ │ │ + 0x000069c8 46545f4e 65775f46 61636500 46545f4c FT_New_Face.FT_L │ │ │ │ + 0x000069d8 6f61645f 43686172 00466343 6f6e6669 oad_Char.FcConfi │ │ │ │ + 0x000069e8 67537562 73746974 75746500 46634465 gSubstitute.FcDe │ │ │ │ + 0x000069f8 6661756c 74537562 73746974 75746500 faultSubstitute. │ │ │ │ + 0x00006a08 46545f44 6f6e655f 46616365 0062645f FT_Done_Face.bd_ │ │ │ │ + 0x00006a18 74656c6c 5f74696d 65006264 5f676574 tell_time.bd_get │ │ │ │ + 0x00006a28 5f746974 6c657300 62645f63 6c6f7365 _titles.bd_close │ │ │ │ + 0x00006a38 0062645f 6f70656e 0062645f 7365656b .bd_open.bd_seek │ │ │ │ + 0x00006a48 5f74696d 65006264 5f726561 64006264 _time.bd_read.bd │ │ │ │ + 0x00006a58 5f636861 70746572 5f706f73 0062645f _chapter_pos.bd_ │ │ │ │ + 0x00006a68 6765745f 7469746c 655f696e 666f0062 get_title_info.b │ │ │ │ + 0x00006a78 645f7365 616d6c65 73735f61 6e676c65 d_seamless_angle │ │ │ │ + 0x00006a88 5f636861 6e676500 62645f73 656c6563 _change.bd_selec │ │ │ │ + 0x00006a98 745f616e 676c6500 62645f67 65745f74 t_angle.bd_get_t │ │ │ │ + 0x00006aa8 69746c65 5f73697a 65006264 5f676574 itle_size.bd_get │ │ │ │ + 0x00006ab8 5f637572 72656e74 5f636861 70746572 _current_chapter │ │ │ │ + 0x00006ac8 0062645f 74656c6c 0062645f 66726565 .bd_tell.bd_free │ │ │ │ + 0x00006ad8 5f746974 6c655f69 6e666f00 62645f73 _title_info.bd_s │ │ │ │ + 0x00006ae8 65656b00 62645f73 656c6563 745f7469 eek.bd_select_ti │ │ │ │ + 0x00006af8 746c6500 44564452 65616442 6c6f636b tle.DVDReadBlock │ │ │ │ + 0x00006b08 73004456 44436c6f 73654669 6c650044 s.DVDCloseFile.D │ │ │ │ + 0x00006b18 56444f70 656e4669 6c650044 56444469 VDOpenFile.DVDDi │ │ │ │ + 0x00006b28 73634944 00445644 4f70656e 0069666f scID.DVDOpen.ifo │ │ │ │ + 0x00006b38 436c6f73 65004456 4449534f 566f6c75 Close.DVDISOVolu │ │ │ │ + 0x00006b48 6d65496e 666f0044 5644436c 6f736500 meInfo.DVDClose. │ │ │ │ + 0x00006b58 44564455 4446566f 6c756d65 496e666f DVDUDFVolumeInfo │ │ │ │ + 0x00006b68 0069666f 4f70656e 006e6176 52656164 .ifoOpen.navRead │ │ │ │ + 0x00006b78 5f445349 00636469 6f5f6364 6461705f _DSI.cdio_cddap_ │ │ │ │ + 0x00006b88 64697363 5f666972 73747365 63746f72 disc_firstsector │ │ │ │ + 0x00006b98 00636469 6f5f6364 6461705f 636c6f73 .cdio_cddap_clos │ │ │ │ + 0x00006ba8 65006364 696f5f63 64646170 5f747261 e.cdio_cddap_tra │ │ │ │ + 0x00006bb8 636b7300 6364696f 5f636464 61705f74 cks.cdio_cddap_t │ │ │ │ + 0x00006bc8 7261636b 5f6c6173 74736563 746f7200 rack_lastsector. │ │ │ │ + 0x00006bd8 6364696f 5f636464 61705f76 6572626f cdio_cddap_verbo │ │ │ │ + 0x00006be8 73655f73 65740063 64696f5f 63646461 se_set.cdio_cdda │ │ │ │ + 0x00006bf8 705f7370 6565645f 73657400 6364696f p_speed_set.cdio │ │ │ │ + 0x00006c08 5f636464 61705f74 7261636b 5f666972 _cddap_track_fir │ │ │ │ + 0x00006c18 73747365 63746f72 00636469 6f5f6364 stsector.cdio_cd │ │ │ │ + 0x00006c28 6461705f 64697363 5f6c6173 74736563 dap_disc_lastsec │ │ │ │ + 0x00006c38 746f7200 6364696f 5f636464 61705f6f tor.cdio_cddap_o │ │ │ │ + 0x00006c48 70656e00 6364696f 5f636464 61705f69 pen.cdio_cddap_i │ │ │ │ + 0x00006c58 64656e74 69667900 6364696f 5f726561 dentify.cdio_rea │ │ │ │ + 0x00006c68 645f6d6f 6465325f 73656374 6f720063 d_mode2_sector.c │ │ │ │ + 0x00006c78 64696f5f 6765745f 74726163 6b5f6c73 dio_get_track_ls │ │ │ │ + 0x00006c88 6e006364 696f5f67 65745f6c 6173745f n.cdio_get_last_ │ │ │ │ + 0x00006c98 74726163 6b5f6e75 6d006364 696f5f67 track_num.cdio_g │ │ │ │ + 0x00006ca8 65745f74 7261636b 5f736563 5f636f75 et_track_sec_cou │ │ │ │ + 0x00006cb8 6e740063 64696f5f 6f70656e 00636469 nt.cdio_open.cdi │ │ │ │ + 0x00006cc8 6f5f6465 7374726f 79006364 696f5f70 o_destroy.cdio_p │ │ │ │ + 0x00006cd8 6172616e 6f69615f 6d6f6465 73657400 aranoia_modeset. │ │ │ │ + 0x00006ce8 6364696f 5f706172 616e6f69 615f6672 cdio_paranoia_fr │ │ │ │ + 0x00006cf8 65650063 64696f5f 70617261 6e6f6961 ee.cdio_paranoia │ │ │ │ + 0x00006d08 5f696e69 74006364 696f5f70 6172616e _init.cdio_paran │ │ │ │ + 0x00006d18 6f69615f 7365656b 00636469 6f5f7061 oia_seek.cdio_pa │ │ │ │ + 0x00006d28 72616e6f 69615f72 65616400 6364696f ranoia_read.cdio │ │ │ │ + 0x00006d38 5f706172 616e6f69 615f6f76 65726c61 _paranoia_overla │ │ │ │ + 0x00006d48 70736574 0046545f 4765745f 476c7970 pset.FT_Get_Glyp │ │ │ │ + 0x00006d58 68004654 5f476574 5f4e6578 745f4368 h.FT_Get_Next_Ch │ │ │ │ + 0x00006d68 61720046 545f4765 745f4b65 726e696e ar.FT_Get_Kernin │ │ │ │ + 0x00006d78 67004654 5f4c6f61 645f476c 79706800 g.FT_Load_Glyph. │ │ │ │ + 0x00006d88 46545f52 656e6465 725f476c 79706800 FT_Render_Glyph. │ │ │ │ + 0x00006d98 46545f47 65745f43 6861725f 496e6465 FT_Get_Char_Inde │ │ │ │ + 0x00006da8 78004654 5f536574 5f506978 656c5f53 x.FT_Set_Pixel_S │ │ │ │ + 0x00006db8 697a6573 0046545f 446f6e65 5f476c79 izes.FT_Done_Gly │ │ │ │ + 0x00006dc8 70680046 545f5365 745f4368 61726d61 ph.FT_Set_Charma │ │ │ │ + 0x00006dd8 70004654 5f53656c 6563745f 43686172 p.FT_Select_Char │ │ │ │ + 0x00006de8 6d617000 46545f47 65745f46 69727374 map.FT_Get_First │ │ │ │ + 0x00006df8 5f436861 72004663 50617474 65726e47 _Char.FcPatternG │ │ │ │ + 0x00006e08 6574496e 74656765 72004663 50617474 etInteger.FcPatt │ │ │ │ + 0x00006e18 65726e47 6574426f 6f6c0046 634e616d ernGetBool.FcNam │ │ │ │ + 0x00006e28 65506172 73650046 63496e69 74006672 eParse.FcInit.fr │ │ │ │ + 0x00006e38 69626964 695f7265 6d6f7665 5f626964 ibidi_remove_bid │ │ │ │ + 0x00006e48 695f6d61 726b7300 66726962 6964695f i_marks.fribidi_ │ │ │ │ + 0x00006e58 70617273 655f6368 61727365 74006672 parse_charset.fr │ │ │ │ + 0x00006e68 69626964 695f7365 745f7265 6f726465 ibidi_set_reorde │ │ │ │ + 0x00006e78 725f6e73 6d006672 69626964 695f756e r_nsm.fribidi_un │ │ │ │ + 0x00006e88 69636f64 655f746f 5f636861 72736574 icode_to_charset │ │ │ │ + 0x00006e98 00667269 62696469 5f6c6f67 32766973 .fribidi_log2vis │ │ │ │ + 0x00006ea8 00667269 62696469 5f636861 72736574 .fribidi_charset │ │ │ │ + 0x00006eb8 5f746f5f 756e6963 6f646500 66726962 _to_unicode.frib │ │ │ │ + 0x00006ec8 6964695f 7365745f 6d697272 6f72696e idi_set_mirrorin │ │ │ │ + 0x00006ed8 67006173 735f7265 61645f6d 656d6f72 g.ass_read_memor │ │ │ │ + 0x00006ee8 79006173 735f7365 745f6d65 73736167 y.ass_set_messag │ │ │ │ + 0x00006ef8 655f6362 00617373 5f72656e 6465725f e_cb.ass_render_ │ │ │ │ + 0x00006f08 6672616d 65006173 735f7072 6f636573 frame.ass_proces │ │ │ │ + 0x00006f18 735f6461 74610061 73735f61 6c6c6f63 s_data.ass_alloc │ │ │ │ + 0x00006f28 5f737479 6c650061 73735f70 726f6365 _style.ass_proce │ │ │ │ + 0x00006f38 73735f63 68756e6b 00617373 5f737465 ss_chunk.ass_ste │ │ │ │ + 0x00006f48 705f7375 62006173 735f7365 745f7573 p_sub.ass_set_us │ │ │ │ + 0x00006f58 655f6d61 7267696e 73006173 735f7365 e_margins.ass_se │ │ │ │ + 0x00006f68 745f6869 6e74696e 67006173 735f7265 t_hinting.ass_re │ │ │ │ + 0x00006f78 6e646572 65725f69 6e697400 6173735f nderer_init.ass_ │ │ │ │ + 0x00006f88 66726565 5f747261 636b0061 73735f73 free_track.ass_s │ │ │ │ + 0x00006f98 65745f66 6f6e7473 00617373 5f736574 et_fonts.ass_set │ │ │ │ + 0x00006fa8 5f666f6e 74735f64 69720061 73735f66 _fonts_dir.ass_f │ │ │ │ + 0x00006fb8 7265655f 6576656e 74006173 735f7072 ree_event.ass_pr │ │ │ │ + 0x00006fc8 6f636573 735f666f 7263655f 7374796c ocess_force_styl │ │ │ │ + 0x00006fd8 65006173 735f616c 6c6f635f 6576656e e.ass_alloc_even │ │ │ │ + 0x00006fe8 74006173 735f7365 745f666f 6e745f73 t.ass_set_font_s │ │ │ │ + 0x00006ff8 63616c65 00617373 5f72656e 64657265 cale.ass_rendere │ │ │ │ + 0x00007008 725f646f 6e650061 73735f70 726f6365 r_done.ass_proce │ │ │ │ + 0x00007018 73735f63 6f646563 5f707269 76617465 ss_codec_private │ │ │ │ + 0x00007028 00617373 5f736574 5f6d6172 67696e73 .ass_set_margins │ │ │ │ + 0x00007038 00617373 5f736574 5f617370 6563745f .ass_set_aspect_ │ │ │ │ + 0x00007048 72617469 6f006173 735f6e65 775f7472 ratio.ass_new_tr │ │ │ │ + 0x00007058 61636b00 6173735f 666c7573 685f6576 ack.ass_flush_ev │ │ │ │ + 0x00007068 656e7473 00617373 5f6c6962 72617279 ents.ass_library │ │ │ │ + 0x00007078 5f696e69 74006173 735f7365 745f6672 _init.ass_set_fr │ │ │ │ + 0x00007088 616d655f 73697a65 00617373 5f736574 ame_size.ass_set │ │ │ │ + 0x00007098 5f6c696e 655f7370 6163696e 67006173 _line_spacing.as │ │ │ │ + 0x000070a8 735f636c 6561725f 666f6e74 73006173 s_clear_fonts.as │ │ │ │ + 0x000070b8 735f6164 645f666f 6e740061 73735f6c s_add_font.ass_l │ │ │ │ + 0x000070c8 69627261 72795f64 6f6e6500 6173735f ibrary_done.ass_ │ │ │ │ + 0x000070d8 7365745f 65787472 6163745f 666f6e74 set_extract_font │ │ │ │ + 0x000070e8 73006173 735f7365 745f7374 6f726167 s.ass_set_storag │ │ │ │ + 0x000070f8 655f7369 7a650061 73735f73 65745f73 e_size.ass_set_s │ │ │ │ + 0x00007108 74796c65 5f6f7665 72726964 65730061 tyle_overrides.a │ │ │ │ + 0x00007118 73735f72 6561645f 7374796c 65730065 ss_read_styles.e │ │ │ │ + 0x00007128 6e63615f 616e616c 79736572 5f667265 nca_analyser_fre │ │ │ │ + 0x00007138 6500656e 63615f61 6e616c79 7365725f e.enca_analyser_ │ │ │ │ + 0x00007148 616c6c6f 6300656e 63615f67 65745f6c alloc.enca_get_l │ │ │ │ + 0x00007158 616e6775 61676573 00656e63 615f616e anguages.enca_an │ │ │ │ + 0x00007168 616c7973 655f636f 6e737400 656e6361 alyse_const.enca │ │ │ │ + 0x00007178 5f636861 72736574 5f6e616d 65006d61 _charset_name.ma │ │ │ │ + 0x00007188 645f6672 616d655f 6465636f 6465006d d_frame_decode.m │ │ │ │ + 0x00007198 61645f73 796e7468 5f696e69 74006d61 ad_synth_init.ma │ │ │ │ + 0x000071a8 645f6672 616d655f 66696e69 7368006d d_frame_finish.m │ │ │ │ + 0x000071b8 61645f66 72616d65 5f696e69 74006d61 ad_frame_init.ma │ │ │ │ + 0x000071c8 645f7374 7265616d 5f66696e 69736800 d_stream_finish. │ │ │ │ + 0x000071d8 6d61645f 73747265 616d5f62 75666665 mad_stream_buffe │ │ │ │ + 0x000071e8 72006d61 645f7374 7265616d 5f696e69 r.mad_stream_ini │ │ │ │ + 0x000071f8 74006d61 645f7379 6e74685f 6672616d t.mad_synth_fram │ │ │ │ + 0x00007208 65006f67 675f7374 7265616d 5f726573 e.ogg_stream_res │ │ │ │ + 0x00007218 6574006f 67675f73 74726561 6d5f7061 et.ogg_stream_pa │ │ │ │ + 0x00007228 636b6574 6f757400 6f67675f 70616765 cketout.ogg_page │ │ │ │ + 0x00007238 5f636f6e 74696e75 6564006f 67675f73 _continued.ogg_s │ │ │ │ + 0x00007248 796e635f 696e6974 006f6767 5f73796e ync_init.ogg_syn │ │ │ │ + 0x00007258 635f636c 65617200 6f67675f 73747265 c_clear.ogg_stre │ │ │ │ + 0x00007268 616d5f63 6c656172 006f6767 5f706167 am_clear.ogg_pag │ │ │ │ + 0x00007278 655f7365 7269616c 6e6f006f 67675f70 e_serialno.ogg_p │ │ │ │ + 0x00007288 6167655f 626f7300 6f67675f 73796e63 age_bos.ogg_sync │ │ │ │ + 0x00007298 5f627566 66657200 6f67675f 73796e63 _buffer.ogg_sync │ │ │ │ + 0x000072a8 5f77726f 7465006f 67675f73 796e635f _wrote.ogg_sync_ │ │ │ │ + 0x000072b8 70616765 6f757400 6f67675f 73796e63 pageout.ogg_sync │ │ │ │ + 0x000072c8 5f706167 65736565 6b006f67 675f7374 _pageseek.ogg_st │ │ │ │ + 0x000072d8 7265616d 5f696e69 74006f67 675f7374 ream_init.ogg_st │ │ │ │ + 0x000072e8 7265616d 5f706167 65696e00 6f67675f ream_pagein.ogg_ │ │ │ │ + 0x000072f8 73796e63 5f726573 65740076 6f726269 sync_reset.vorbi │ │ │ │ + 0x00007308 735f696e 666f5f69 6e697400 766f7262 s_info_init.vorb │ │ │ │ + 0x00007318 69735f70 61636b65 745f626c 6f636b73 is_packet_blocks │ │ │ │ + 0x00007328 697a6500 766f7262 69735f73 796e7468 ize.vorbis_synth │ │ │ │ + 0x00007338 65736973 5f686561 64657269 6e00766f esis_headerin.vo │ │ │ │ + 0x00007348 72626973 5f626c6f 636b5f69 6e697400 rbis_block_init. │ │ │ │ + 0x00007358 766f7262 69735f73 796e7468 65736973 vorbis_synthesis │ │ │ │ + 0x00007368 00766f72 6269735f 73796e74 68657369 .vorbis_synthesi │ │ │ │ + 0x00007378 735f7063 6d6f7574 00766f72 6269735f s_pcmout.vorbis_ │ │ │ │ + 0x00007388 636f6d6d 656e745f 696e6974 00766f72 comment_init.vor │ │ │ │ + 0x00007398 6269735f 696e666f 5f636c65 61720076 bis_info_clear.v │ │ │ │ + 0x000073a8 6f726269 735f7379 6e746865 7369735f orbis_synthesis_ │ │ │ │ + 0x000073b8 626c6f63 6b696e00 766f7262 69735f63 blockin.vorbis_c │ │ │ │ + 0x000073c8 6f6d6d65 6e745f63 6c656172 00766f72 omment_clear.vor │ │ │ │ + 0x000073d8 6269735f 6473705f 636c6561 7200766f bis_dsp_clear.vo │ │ │ │ + 0x000073e8 72626973 5f73796e 74686573 69735f72 rbis_synthesis_r │ │ │ │ + 0x000073f8 65616400 766f7262 69735f62 6c6f636b ead.vorbis_block │ │ │ │ + 0x00007408 5f636c65 61720076 6f726269 735f7379 _clear.vorbis_sy │ │ │ │ + 0x00007418 6e746865 7369735f 696e6974 00737065 nthesis_init.spe │ │ │ │ + 0x00007428 65785f64 65636f64 655f7374 6572656f ex_decode_stereo │ │ │ │ + 0x00007438 5f696e74 00737065 65785f75 77625f6d _int.speex_uwb_m │ │ │ │ + 0x00007448 6f646500 73706565 785f7061 636b6574 ode.speex_packet │ │ │ │ + 0x00007458 5f746f5f 68656164 65720073 70656578 _to_header.speex │ │ │ │ + 0x00007468 5f626974 735f7265 61645f66 726f6d00 _bits_read_from. │ │ │ │ + 0x00007478 73706565 785f6465 636f6465 5f696e74 speex_decode_int │ │ │ │ + 0x00007488 00737065 65785f62 6974735f 696e6974 .speex_bits_init │ │ │ │ + 0x00007498 00737065 65785f77 625f6d6f 64650073 .speex_wb_mode.s │ │ │ │ + 0x000074a8 70656578 5f646563 6f646572 5f696e69 peex_decoder_ini │ │ │ │ + 0x000074b8 74007370 6565785f 6465636f 6465725f t.speex_decoder_ │ │ │ │ + 0x000074c8 64657374 726f7900 73706565 785f6465 destroy.speex_de │ │ │ │ + 0x000074d8 636f6465 725f6374 6c007370 6565785f coder_ctl.speex_ │ │ │ │ + 0x000074e8 6e625f6d 6f646500 73706565 785f6269 nb_mode.speex_bi │ │ │ │ + 0x000074f8 74735f64 65737472 6f790074 685f636f ts_destroy.th_co │ │ │ │ + 0x00007508 6d6d656e 745f696e 69740074 685f6465 mment_init.th_de │ │ │ │ + 0x00007518 636f6465 5f706163 6b657469 6e007468 code_packetin.th │ │ │ │ + 0x00007528 5f646563 6f64655f 66726565 0074685f _decode_free.th_ │ │ │ │ + 0x00007538 6465636f 64655f68 65616465 72696e00 decode_headerin. │ │ │ │ + 0x00007548 74685f64 65636f64 655f7963 6263725f th_decode_ycbcr_ │ │ │ │ + 0x00007558 6f757400 74685f69 6e666f5f 696e6974 out.th_info_init │ │ │ │ + 0x00007568 0074685f 696e666f 5f636c65 61720074 .th_info_clear.t │ │ │ │ + 0x00007578 685f7365 7475705f 66726565 0074685f h_setup_free.th_ │ │ │ │ + 0x00007588 636f6d6d 656e745f 636c6561 72007468 comment_clear.th │ │ │ │ + 0x00007598 5f646563 6f64655f 616c6c6f 63006d70 _decode_alloc.mp │ │ │ │ + 0x000075a8 67313233 5f6e6577 006d7067 3132335f g123_new.mpg123_ │ │ │ │ + 0x000075b8 696e666f 32006d70 67313233 5f706c61 info2.mpg123_pla │ │ │ │ + 0x000075c8 696e5f73 74726572 726f7200 6d706731 in_strerror.mpg1 │ │ │ │ + 0x000075d8 32335f67 6574666f 726d6174 006d7067 23_getformat.mpg │ │ │ │ + 0x000075e8 3132335f 7265706c 6163655f 62756666 123_replace_buff │ │ │ │ + 0x000075f8 6572006d 70673132 335f7061 72616d32 er.mpg123_param2 │ │ │ │ + 0x00007608 006d7067 3132335f 65786974 006d7067 .mpg123_exit.mpg │ │ │ │ + 0x00007618 3132335f 636c6f73 65006d70 67313233 123_close.mpg123 │ │ │ │ + 0x00007628 5f6f7065 6e5f6665 6564006d 70673132 _open_feed.mpg12 │ │ │ │ + 0x00007638 335f6964 33006d70 67313233 5f646563 3_id3.mpg123_dec │ │ │ │ + 0x00007648 6f64655f 6672616d 655f3634 006d7067 ode_frame_64.mpg │ │ │ │ + 0x00007658 3132335f 696e6974 006d7067 3132335f 123_init.mpg123_ │ │ │ │ + 0x00007668 64656c65 7465006d 70673132 335f6665 delete.mpg123_fe │ │ │ │ + 0x00007678 6564006d 70673132 335f7374 72657272 ed.mpg123_strerr │ │ │ │ + 0x00007688 6f720061 35325f66 72656500 6135325f or.a52_free.a52_ │ │ │ │ + 0x00007698 626c6f63 6b006135 325f696e 69740061 block.a52_init.a │ │ │ │ + 0x000076a8 35325f73 796e6369 6e666f00 6135325f 52_syncinfo.a52_ │ │ │ │ + 0x000076b8 6672616d 65006135 325f6479 6e726e67 frame.a52_dynrng │ │ │ │ + 0x000076c8 00613532 5f73616d 706c6573 006d7065 .a52_samples.mpe │ │ │ │ + 0x000076d8 67325f61 6363656c 006d7065 67325f73 g2_accel.mpeg2_s │ │ │ │ + 0x000076e8 65745f62 7566006d 70656732 5f706172 et_buf.mpeg2_par │ │ │ │ + 0x000076f8 7365006d 70656732 5f627566 66657200 se.mpeg2_buffer. │ │ │ │ + 0x00007708 6d706567 325f696e 6974006d 70656732 mpeg2_init.mpeg2 │ │ │ │ + 0x00007718 5f696e66 6f006d70 6567325f 636c6f73 _info.mpeg2_clos │ │ │ │ + 0x00007728 65006d70 6567325f 63757374 6f6d5f66 e.mpeg2_custom_f │ │ │ │ + 0x00007738 62756600 6d706567 325f736b 69700064 buf.mpeg2_skip.d │ │ │ │ + 0x00007748 63615f66 72616d65 00646361 5f626c6f ca_frame.dca_blo │ │ │ │ + 0x00007758 636b0064 63615f62 6c6f636b 735f6e75 ck.dca_blocks_nu │ │ │ │ + 0x00007768 6d006463 615f7379 6e63696e 666f0064 m.dca_syncinfo.d │ │ │ │ + 0x00007778 63615f66 72656500 6463615f 696e6974 ca_free.dca_init │ │ │ │ + 0x00007788 00646361 5f73616d 706c6573 004e6541 .dca_samples.NeA │ │ │ │ + 0x00007798 41434465 63436c6f 7365004e 65414143 ACDecClose.NeAAC │ │ │ │ + 0x000077a8 44656347 65744375 7272656e 74436f6e DecGetCurrentCon │ │ │ │ + 0x000077b8 66696775 72617469 6f6e004e 65414143 figuration.NeAAC │ │ │ │ + 0x000077c8 44656353 6574436f 6e666967 75726174 DecSetConfigurat │ │ │ │ + 0x000077d8 696f6e00 4e654141 43446563 496e6974 ion.NeAACDecInit │ │ │ │ + 0x000077e8 32004e65 41414344 65634465 636f6465 2.NeAACDecDecode │ │ │ │ + 0x000077f8 004e6541 41434465 634f7065 6e004e65 .NeAACDecOpen.Ne │ │ │ │ + 0x00007808 41414344 65634765 74457272 6f724d65 AACDecGetErrorMe │ │ │ │ + 0x00007818 73736167 65004e65 41414344 6563496e ssage.NeAACDecIn │ │ │ │ + 0x00007828 69740062 7332625f 63726f73 735f6665 it.bs2b_cross_fe │ │ │ │ + 0x00007838 65645f73 31366c65 00627332 625f6372 ed_s16le.bs2b_cr │ │ │ │ + 0x00007848 6f73735f 66656564 5f733136 62650062 oss_feed_s16be.b │ │ │ │ + 0x00007858 7332625f 7365745f 6c657665 6c5f6665 s2b_set_level_fe │ │ │ │ + 0x00007868 65640062 7332625f 636c6f73 65006273 ed.bs2b_close.bs │ │ │ │ + 0x00007878 32625f63 726f7373 5f666565 645f7532 2b_cross_feed_u2 │ │ │ │ + 0x00007888 346c6500 62733262 5f63726f 73735f66 4le.bs2b_cross_f │ │ │ │ + 0x00007898 6565645f 75323462 65006273 32625f63 eed_u24be.bs2b_c │ │ │ │ + 0x000078a8 726f7373 5f666565 645f7332 346c6500 ross_feed_s24le. │ │ │ │ + 0x000078b8 62733262 5f63726f 73735f66 6565645f bs2b_cross_feed_ │ │ │ │ + 0x000078c8 66006273 32625f63 726f7373 5f666565 f.bs2b_cross_fee │ │ │ │ + 0x000078d8 645f666c 65006273 32625f63 726f7373 d_fle.bs2b_cross │ │ │ │ + 0x000078e8 5f666565 645f7332 34626500 62733262 _feed_s24be.bs2b │ │ │ │ + 0x000078f8 5f63726f 73735f66 6565645f 66626500 _cross_feed_fbe. │ │ │ │ + 0x00007908 62733262 5f676574 5f6c6576 656c5f66 bs2b_get_level_f │ │ │ │ + 0x00007918 63757400 62733262 5f6f7065 6e006273 cut.bs2b_open.bs │ │ │ │ + 0x00007928 32625f63 726f7373 5f666565 645f7538 2b_cross_feed_u8 │ │ │ │ + 0x00007938 00627332 625f6372 6f73735f 66656564 .bs2b_cross_feed │ │ │ │ + 0x00007948 5f753332 6c650062 7332625f 7365745f _u32le.bs2b_set_ │ │ │ │ + 0x00007958 6c657665 6c006273 32625f63 726f7373 level.bs2b_cross │ │ │ │ + 0x00007968 5f666565 645f7533 32626500 62733262 _feed_u32be.bs2b │ │ │ │ + 0x00007978 5f736574 5f737261 74650062 7332625f _set_srate.bs2b_ │ │ │ │ + 0x00007988 6765745f 6c657665 6c5f6665 65640062 get_level_feed.b │ │ │ │ + 0x00007998 7332625f 63726f73 735f6665 65645f73 s2b_cross_feed_s │ │ │ │ + 0x000079a8 33326c65 00627332 625f6372 6f73735f 32le.bs2b_cross_ │ │ │ │ + 0x000079b8 66656564 5f753136 6c650062 7332625f feed_u16le.bs2b_ │ │ │ │ + 0x000079c8 63726f73 735f6665 65645f73 38006273 cross_feed_s8.bs │ │ │ │ + 0x000079d8 32625f63 726f7373 5f666565 645f7333 2b_cross_feed_s3 │ │ │ │ + 0x000079e8 32626500 62733262 5f63726f 73735f66 2be.bs2b_cross_f │ │ │ │ + 0x000079f8 6565645f 75313662 65006273 32625f73 eed_u16be.bs2b_s │ │ │ │ + 0x00007a08 65745f6c 6576656c 5f666375 74007377 et_level_fcut.sw │ │ │ │ + 0x00007a18 735f696e 69745f63 6f6e7465 78740073 s_init_context.s │ │ │ │ + 0x00007a28 77735f67 65744361 63686564 436f6e74 ws_getCachedCont │ │ │ │ + 0x00007a38 65787400 7377735f 7363616c 65566563 ext.sws_scaleVec │ │ │ │ + 0x00007a48 00737773 5f736361 6c650073 77735f67 .sws_scale.sws_g │ │ │ │ + 0x00007a58 65744761 75737369 616e5665 63007377 etGaussianVec.sw │ │ │ │ + 0x00007a68 735f6765 74436f6e 74657874 00737773 s_getContext.sws │ │ │ │ + 0x00007a78 5f6e6f72 6d616c69 7a655665 63007377 _normalizeVec.sw │ │ │ │ + 0x00007a88 735f636f 6e766572 7450616c 65747465 s_convertPalette │ │ │ │ + 0x00007a98 38546f50 61636b65 64333200 7377735f 8ToPacked32.sws_ │ │ │ │ + 0x00007aa8 73657443 6f6c6f72 73706163 65446574 setColorspaceDet │ │ │ │ + 0x00007ab8 61696c73 00737773 5f676574 44656661 ails.sws_getDefa │ │ │ │ + 0x00007ac8 756c7446 696c7465 72007377 735f6672 ultFilter.sws_fr │ │ │ │ + 0x00007ad8 65655665 63007377 735f636f 6e766572 eeVec.sws_conver │ │ │ │ + 0x00007ae8 7450616c 65747465 38546f50 61636b65 tPalette8ToPacke │ │ │ │ + 0x00007af8 64323400 7377735f 66726565 436f6e74 d24.sws_freeCont │ │ │ │ + 0x00007b08 65787400 7377735f 67657443 6f6c6f72 ext.sws_getColor │ │ │ │ + 0x00007b18 73706163 65446574 61696c73 00737773 spaceDetails.sws │ │ │ │ + 0x00007b28 5f616c6c 6f635f63 6f6e7465 78740073 _alloc_context.s │ │ │ │ + 0x00007b38 77735f66 72656546 696c7465 72007377 ws_freeFilter.sw │ │ │ │ + 0x00007b48 725f696e 69740073 77725f63 6f6e7665 r_init.swr_conve │ │ │ │ + 0x00007b58 72740073 77725f61 6c6c6f63 00737772 rt.swr_alloc.swr │ │ │ │ + 0x00007b68 5f667265 65006476 646e6176 5f637572 _free.dvdnav_cur │ │ │ │ + 0x00007b78 72656e74 5f746974 6c655f69 6e666f00 rent_title_info. │ │ │ │ + 0x00007b88 6476646e 61765f61 6e676c65 5f636861 dvdnav_angle_cha │ │ │ │ + 0x00007b98 6e676500 6476646e 61765f73 74696c6c nge.dvdnav_still │ │ │ │ + 0x00007ba8 5f736b69 70006476 646e6176 5f776169 _skip.dvdnav_wai │ │ │ │ + 0x00007bb8 745f736b 69700064 76646e61 765f636c t_skip.dvdnav_cl │ │ │ │ + 0x00007bc8 6f736500 6476646e 61765f67 65745f63 ose.dvdnav_get_c │ │ │ │ + 0x00007bd8 75727265 6e745f6e 61765f70 63690064 urrent_nav_pci.d │ │ │ │ + 0x00007be8 76646e61 765f6465 73637269 62655f74 vdnav_describe_t │ │ │ │ + 0x00007bf8 69746c65 5f636861 70746572 73006476 itle_chapters.dv │ │ │ │ + 0x00007c08 646e6176 5f69735f 646f6d61 696e5f76 dnav_is_domain_v │ │ │ │ + 0x00007c18 74730064 76646e61 765f6765 745f6375 ts.dvdnav_get_cu │ │ │ │ + 0x00007c28 7272656e 745f7469 6d650064 76646e61 rrent_time.dvdna │ │ │ │ + 0x00007c38 765f7365 745f7265 61646168 6561645f v_set_readahead_ │ │ │ │ + 0x00007c48 666c6167 00647664 6e61765f 74696d65 flag.dvdnav_time │ │ │ │ + 0x00007c58 5f736561 72636800 6476646e 61765f70 _search.dvdnav_p │ │ │ │ + 0x00007c68 6172745f 706c6179 00647664 6e61765f art_play.dvdnav_ │ │ │ │ + 0x00007c78 6765745f 6e657874 5f626c6f 636b0064 get_next_block.d │ │ │ │ + 0x00007c88 76646e61 765f7365 745f5047 435f706f vdnav_set_PGC_po │ │ │ │ + 0x00007c98 73697469 6f6e696e 675f666c 61670064 sitioning_flag.d │ │ │ │ + 0x00007ca8 76646e61 765f6765 745f616e 676c655f vdnav_get_angle_ │ │ │ │ + 0x00007cb8 696e666f 00647664 6e61765f 6572725f info.dvdnav_err_ │ │ │ │ + 0x00007cc8 746f5f73 7472696e 67006176 666f726d to_string.avform │ │ │ │ + 0x00007cd8 61745f6e 6574776f 726b5f69 6e697400 at_network_init. │ │ │ │ + 0x00007ce8 6176666f 726d6174 5f636f6e 66696775 avformat_configu │ │ │ │ + 0x00007cf8 72617469 6f6e0061 76696f5f 73697a65 ration.avio_size │ │ │ │ + 0x00007d08 00617666 6f726d61 745f6765 745f7269 .avformat_get_ri │ │ │ │ + 0x00007d18 66665f76 6964656f 5f746167 73006176 ff_video_tags.av │ │ │ │ + 0x00007d28 666f726d 61745f63 6c6f7365 5f696e70 format_close_inp │ │ │ │ + 0x00007d38 75740061 76666f72 6d61745f 616c6c6f ut.avformat_allo │ │ │ │ + 0x00007d48 635f636f 6e746578 74006176 5f736565 c_context.av_see │ │ │ │ + 0x00007d58 6b5f6672 616d6500 6176666f 726d6174 k_frame.avformat │ │ │ │ + 0x00007d68 5f6e6577 5f737472 65616d00 6176666f _new_stream.avfo │ │ │ │ + 0x00007d78 726d6174 5f66696e 645f7374 7265616d rmat_find_stream │ │ │ │ + 0x00007d88 5f696e66 6f006176 696f5f72 65616400 _info.avio_read. │ │ │ │ + 0x00007d98 61765f63 6f646563 5f676574 5f746167 av_codec_get_tag │ │ │ │ + 0x00007da8 00617669 6f5f616c 6c6f635f 636f6e74 .avio_alloc_cont │ │ │ │ + 0x00007db8 65787400 6176696f 5f777269 74650061 ext.avio_write.a │ │ │ │ + 0x00007dc8 76696f5f 636c6f73 65006176 5f636f64 vio_close.av_cod │ │ │ │ + 0x00007dd8 65635f67 65745f69 64006176 666f726d ec_get_id.avform │ │ │ │ + 0x00007de8 61745f6f 70656e5f 696e7075 74006176 at_open_input.av │ │ │ │ + 0x00007df8 5f64656d 75786572 5f697465 72617465 _demuxer_iterate │ │ │ │ + 0x00007e08 00617666 6f726d61 745f6672 65655f63 .avformat_free_c │ │ │ │ + 0x00007e18 6f6e7465 78740061 76696f5f 7365656b ontext.avio_seek │ │ │ │ + 0x00007e28 00617666 6f726d61 745f7772 6974655f .avformat_write_ │ │ │ │ + 0x00007e38 68656164 65720061 765f7072 6f62655f header.av_probe_ │ │ │ │ + 0x00007e48 696e7075 745f666f 726d6174 32006176 input_format2.av │ │ │ │ + 0x00007e58 696f5f66 6c757368 0061765f 77726974 io_flush.av_writ │ │ │ │ + 0x00007e68 655f7472 61696c65 72006176 5f737472 e_trailer.av_str │ │ │ │ + 0x00007e78 65616d5f 6765745f 73696465 5f646174 eam_get_side_dat │ │ │ │ + 0x00007e88 61006176 666f726d 61745f76 65727369 a.avformat_versi │ │ │ │ + 0x00007e98 6f6e0061 76696f5f 6f70656e 32006176 on.avio_open2.av │ │ │ │ + 0x00007ea8 5f66696e 645f696e 7075745f 666f726d _find_input_form │ │ │ │ + 0x00007eb8 61740061 765f7772 6974655f 6672616d at.av_write_fram │ │ │ │ + 0x00007ec8 65006176 5f677565 73735f66 6f726d61 e.av_guess_forma │ │ │ │ + 0x00007ed8 74006176 5f726561 645f6672 616d6500 t.av_read_frame. │ │ │ │ + 0x00007ee8 6176666f 726d6174 5f676574 5f726966 avformat_get_rif │ │ │ │ + 0x00007ef8 665f6175 64696f5f 74616773 00675f6f f_audio_tags.g_o │ │ │ │ + 0x00007f08 626a6563 745f756e 72656600 78766964 bject_unref.xvid │ │ │ │ + 0x00007f18 5f676c6f 62616c00 6176636f 6465635f _global.avcodec_ │ │ │ │ + 0x00007f28 6465636f 64655f73 75627469 746c6532 decode_subtitle2 │ │ │ │ + 0x00007f38 0061765f 70617273 65725f63 6c6f7365 .av_parser_close │ │ │ │ + 0x00007f48 0061765f 7061636b 65745f66 7265655f .av_packet_free_ │ │ │ │ + 0x00007f58 73696465 5f646174 61006176 636f6465 side_data.avcode │ │ │ │ + 0x00007f68 635f6f70 656e3200 61767375 62746974 c_open2.avsubtit │ │ │ │ + 0x00007f78 6c655f66 72656500 61765f70 61727365 le_free.av_parse │ │ │ │ + 0x00007f88 725f7061 72736532 00617663 6f646563 r_parse2.avcodec │ │ │ │ + 0x00007f98 5f66696e 645f6465 636f6465 72006176 _find_decoder.av │ │ │ │ + 0x00007fa8 636f6465 635f6465 6661756c 745f6765 codec_default_ge │ │ │ │ + 0x00007fb8 745f6275 66666572 32006176 636f6465 t_buffer2.avcode │ │ │ │ + 0x00007fc8 635f616c 6c6f635f 636f6e74 65787433 c_alloc_context3 │ │ │ │ + 0x00007fd8 0061765f 7061636b 65745f75 6e726566 .av_packet_unref │ │ │ │ + 0x00007fe8 0061765f 696e6974 5f706163 6b657400 .av_init_packet. │ │ │ │ + 0x00007ff8 6176636f 6465635f 72656365 6976655f avcodec_receive_ │ │ │ │ + 0x00008008 6672616d 65006176 636f6465 635f7265 frame.avcodec_re │ │ │ │ + 0x00008018 63656976 655f7061 636b6574 00617663 ceive_packet.avc │ │ │ │ + 0x00008028 6f646563 5f666c75 73685f62 75666665 odec_flush_buffe │ │ │ │ + 0x00008038 72730061 76636f64 65635f63 6c6f7365 rs.avcodec_close │ │ │ │ + 0x00008048 00617663 6f646563 5f66696e 645f656e .avcodec_find_en │ │ │ │ + 0x00008058 636f6465 72006176 5f706172 7365725f coder.av_parser_ │ │ │ │ + 0x00008068 696e6974 0061765f 7061636b 65745f66 init.av_packet_f │ │ │ │ + 0x00008078 72656500 6176636f 6465635f 66696e64 ree.avcodec_find │ │ │ │ + 0x00008088 5f656e63 6f646572 5f62795f 6e616d65 _encoder_by_name │ │ │ │ + 0x00008098 00617663 6f646563 5f667265 655f636f .avcodec_free_co │ │ │ │ + 0x000080a8 6e746578 74006176 636f6465 635f636f ntext.avcodec_co │ │ │ │ + 0x000080b8 6e666967 75726174 696f6e00 6176636f nfiguration.avco │ │ │ │ + 0x000080c8 6465635f 73656e64 5f706163 6b657400 dec_send_packet. │ │ │ │ + 0x000080d8 61765f70 61636b65 745f6e65 775f7369 av_packet_new_si │ │ │ │ + 0x000080e8 64655f64 61746100 61765f70 61636b65 de_data.av_packe │ │ │ │ + 0x000080f8 745f616c 6c6f6300 6176636f 6465635f t_alloc.avcodec_ │ │ │ │ + 0x00008108 76657273 696f6e00 6176636f 6465635f version.avcodec_ │ │ │ │ + 0x00008118 73656e64 5f667261 6d650061 76636f64 send_frame.avcod │ │ │ │ + 0x00008128 65635f66 696c6c5f 61756469 6f5f6672 ec_fill_audio_fr │ │ │ │ + 0x00008138 616d6500 61765f70 61636b65 745f6765 ame.av_packet_ge │ │ │ │ + 0x00008148 745f7369 64655f64 61746100 61765f61 t_side_data.av_a │ │ │ │ + 0x00008158 6c6c6f63 5f766470 6175636f 6e746578 lloc_vdpaucontex │ │ │ │ + 0x00008168 74006176 636f6465 635f6669 6e645f64 t.avcodec_find_d │ │ │ │ + 0x00008178 65636f64 65725f62 795f6e61 6d650061 ecoder_by_name.a │ │ │ │ + 0x00008188 76636f64 65635f61 6c69676e 5f64696d vcodec_align_dim │ │ │ │ + 0x00008198 656e7369 6f6e7300 6176636f 6465635f ensions.avcodec_ │ │ │ │ + 0x000081a8 64656661 756c745f 6765745f 666f726d default_get_form │ │ │ │ + 0x000081b8 61740058 4f70656e 44697370 6c617900 at.XOpenDisplay. │ │ │ │ + 0x000081c8 58436c6f 73654469 73706c61 79005844 XCloseDisplay.XD │ │ │ │ + 0x000081d8 6973706c 61794e61 6d650076 64705f64 isplayName.vdp_d │ │ │ │ + 0x000081e8 65766963 655f6372 65617465 5f783131 evice_create_x11 │ │ │ │ + 0x000081f8 0061765f 6c6f6700 61765f6f 70745f73 .av_log.av_opt_s │ │ │ │ + 0x00008208 65745f64 6f75626c 65006176 5f6f7074 et_double.av_opt │ │ │ │ + 0x00008218 5f736574 0061765f 62756666 65725f75 _set.av_buffer_u │ │ │ │ + 0x00008228 6e726566 0061765f 7368615f 696e6974 nref.av_sha_init │ │ │ │ + 0x00008238 0061765f 64696374 5f736574 0061765f .av_dict_set.av_ │ │ │ │ + 0x00008248 6368616e 6e656c5f 6c61796f 75745f64 channel_layout_d │ │ │ │ + 0x00008258 65666175 6c740061 765f6469 765f7100 efault.av_div_q. │ │ │ │ + 0x00008268 61765f73 74726c63 70790061 765f6c6f av_strlcpy.av_lo │ │ │ │ + 0x00008278 675f7365 745f6c65 76656c00 61765f66 g_set_level.av_f │ │ │ │ + 0x00008288 69666f5f 72656164 0061765f 7374726c ifo_read.av_strl │ │ │ │ + 0x00008298 63617400 61765f72 65736361 6c655f71 cat.av_rescale_q │ │ │ │ + 0x000082a8 0061765f 6672616d 655f616c 6c6f6300 .av_frame_alloc. │ │ │ │ + 0x000082b8 61765f61 65735f73 697a6500 61765f6c av_aes_size.av_l │ │ │ │ + 0x000082c8 6f673200 61765f73 74726e63 61736563 og2.av_strncasec │ │ │ │ + 0x000082d8 6d700061 765f6d64 355f7570 64617465 mp.av_md5_update │ │ │ │ + 0x000082e8 0061765f 66726565 70006176 5f617370 .av_freep.av_asp │ │ │ │ + 0x000082f8 72696e74 66006176 5f676574 5f627974 rintf.av_get_byt │ │ │ │ + 0x00008308 65735f70 65725f73 616d706c 65006176 es_per_sample.av │ │ │ │ + 0x00008318 5f6d616c 6c6f637a 0061765f 6669666f _mallocz.av_fifo │ │ │ │ + 0x00008328 5f726561 645f746f 5f636200 61765f6f _read_to_cb.av_o │ │ │ │ + 0x00008338 70745f73 65745f73 616d706c 655f666d pt_set_sample_fm │ │ │ │ + 0x00008348 74006176 5f657870 725f7061 72736500 t.av_expr_parse. │ │ │ │ + 0x00008358 61765f66 6173745f 6d616c6c 6f630061 av_fast_malloc.a │ │ │ │ + 0x00008368 765f6f70 745f7365 745f696e 74006176 v_opt_set_int.av │ │ │ │ + 0x00008378 5f676574 5f706163 6b65645f 73616d70 _get_packed_samp │ │ │ │ + 0x00008388 6c655f66 6d740061 765f6d61 6c6c6f63 le_fmt.av_malloc │ │ │ │ + 0x00008398 5f617272 61790061 765f7368 615f7570 _array.av_sha_up │ │ │ │ + 0x000083a8 64617465 0061765f 64696374 5f706172 date.av_dict_par │ │ │ │ + 0x000083b8 73655f73 7472696e 67006176 5f627566 se_string.av_buf │ │ │ │ + 0x000083c8 6665725f 616c6c6f 63006176 5f666966 fer_alloc.av_fif │ │ │ │ + 0x000083d8 6f5f6361 6e5f7265 61640061 765f7374 o_can_read.av_st │ │ │ │ + 0x000083e8 726e6475 70006176 5f736861 5f73697a rndup.av_sha_siz │ │ │ │ + 0x000083f8 65006176 5f706978 5f666d74 5f636f75 e.av_pix_fmt_cou │ │ │ │ + 0x00008408 6e745f70 6c616e65 73006176 5f643271 nt_planes.av_d2q │ │ │ │ + 0x00008418 0061765f 6c7a6f31 785f6465 636f6465 .av_lzo1x_decode │ │ │ │ + 0x00008428 0061765f 6669666f 5f777269 74650061 .av_fifo_write.a │ │ │ │ + 0x00008438 765f7069 785f666d 745f6465 73635f67 v_pix_fmt_desc_g │ │ │ │ + 0x00008448 65740061 765f6672 65650061 765f6672 et.av_free.av_fr │ │ │ │ + 0x00008458 616d655f 66726565 0061765f 6d64355f ame_free.av_md5_ │ │ │ │ + 0x00008468 696e6974 0061765f 73616d70 6c655f66 init.av_sample_f │ │ │ │ + 0x00008478 6d745f69 735f706c 616e6172 0061765f mt_is_planar.av_ │ │ │ │ + 0x00008488 6d64355f 66696e61 6c006176 5f657870 md5_final.av_exp │ │ │ │ + 0x00008498 725f6576 616c0061 765f6d64 355f7375 r_eval.av_md5_su │ │ │ │ + 0x000084a8 6d006176 5f627566 6665725f 72656600 m.av_buffer_ref. │ │ │ │ + 0x000084b8 61765f66 69666f5f 63616e5f 77726974 av_fifo_can_writ │ │ │ │ + 0x000084c8 65006176 5f646963 745f6672 65650061 e.av_dict_free.a │ │ │ │ + 0x000084d8 765f6c6f 675f7365 745f6361 6c6c6261 v_log_set_callba │ │ │ │ + 0x000084e8 636b0061 765f6165 735f696e 69740061 ck.av_aes_init.a │ │ │ │ + 0x000084f8 765f7374 72636173 65636d70 0061765f v_strcasecmp.av_ │ │ │ │ + 0x00008508 6672616d 655f756e 72656600 61765f64 frame_unref.av_d │ │ │ │ + 0x00008518 6963745f 636f756e 74006176 5f676364 ict_count.av_gcd │ │ │ │ + 0x00008528 0061765f 6669666f 5f726573 65743200 .av_fifo_reset2. │ │ │ │ + 0x00008538 61765f6d 616c6c6f 63006176 5f6f7074 av_malloc.av_opt │ │ │ │ + 0x00008548 5f73686f 77320061 765f6669 666f5f61 _show2.av_fifo_a │ │ │ │ + 0x00008558 6c6c6f63 32006176 5f646973 706c6179 lloc2.av_display │ │ │ │ + 0x00008568 5f726f74 6174696f 6e5f6765 74006176 _rotation_get.av │ │ │ │ + 0x00008578 5f696d61 67655f66 696c6c5f 6c696e65 _image_fill_line │ │ │ │ + 0x00008588 73697a65 73006176 5f736861 5f66696e sizes.av_sha_fin │ │ │ │ + 0x00008598 616c0061 765f6469 63745f67 65740061 al.av_dict_get.a │ │ │ │ + 0x000085a8 765f6d64 355f616c 6c6f6300 61765f62 v_md5_alloc.av_b │ │ │ │ + 0x000085b8 75666665 725f6372 65617465 0061765f uffer_create.av_ │ │ │ │ + 0x000085c8 6669666f 5f667265 65703200 61765f6f fifo_freep2.av_o │ │ │ │ + 0x000085d8 70745f73 65745f63 686c6179 6f757400 pt_set_chlayout. │ │ │ │ + 0x000085e8 61765f61 65735f63 72797074 0061765f av_aes_crypt.av_ │ │ │ │ + 0x000085f8 62617365 36345f65 6e636f64 65007070 base64_encode.pp │ │ │ │ + 0x00008608 5f667265 655f6d6f 64650070 705f706f _free_mode.pp_po │ │ │ │ + 0x00008618 73747072 6f636573 73007070 5f68656c stprocess.pp_hel │ │ │ │ + 0x00008628 70007070 5f676574 5f636f6e 74657874 p.pp_get_context │ │ │ │ + 0x00008638 0070705f 6765745f 6d6f6465 5f62795f .pp_get_mode_by_ │ │ │ │ + 0x00008648 6e616d65 5f616e64 5f717561 6c697479 name_and_quality │ │ │ │ + 0x00008658 0070705f 66726565 5f636f6e 74657874 .pp_free_context │ │ │ │ + 0x00008668 0064765f 6465636f 6465725f 66726565 .dv_decoder_free │ │ │ │ + 0x00008678 0064765f 6465636f 6465725f 6e657700 .dv_decoder_new. │ │ │ │ + 0x00008688 64765f70 61727365 5f686561 64657200 dv_parse_header. │ │ │ │ + 0x00008698 64765f64 65636f64 655f6675 6c6c5f61 dv_decode_full_a │ │ │ │ + 0x000086a8 7564696f 0064765f 6465636f 64655f66 udio.dv_decode_f │ │ │ │ + 0x000086b8 756c6c5f 6672616d 65007876 69645f64 ull_frame.xvid_d │ │ │ │ + 0x000086c8 65636f72 65006476 646e6176 5f6f7065 ecore.dvdnav_ope │ │ │ │ + 0x000086d8 6e006476 646e6176 5f617564 696f5f73 n.dvdnav_audio_s │ │ │ │ + 0x000086e8 74726561 6d5f666f 726d6174 00647664 tream_format.dvd │ │ │ │ + 0x000086f8 6e61765f 6765745f 76696465 6f5f6173 nav_get_video_as │ │ │ │ + 0x00008708 70656374 00647664 6e61765f 73656374 pect.dvdnav_sect │ │ │ │ + 0x00008718 6f725f73 65617263 68006476 646e6176 or_search.dvdnav │ │ │ │ + 0x00008728 5f676574 5f6e756d 6265725f 6f665f70 _get_number_of_p │ │ │ │ + 0x00008738 61727473 00647664 6e61765f 6d6f7573 arts.dvdnav_mous │ │ │ │ + 0x00008748 655f7365 6c656374 00647664 6e61765f e_select.dvdnav_ │ │ │ │ + 0x00008758 6c6f7765 725f6275 74746f6e 5f73656c lower_button_sel │ │ │ │ + 0x00008768 65637400 6476646e 61765f67 65745f6e ect.dvdnav_get_n │ │ │ │ + 0x00008778 756d6265 725f6f66 5f746974 6c657300 umber_of_titles. │ │ │ │ + 0x00008788 6476646e 61765f75 70706572 5f627574 dvdnav_upper_but │ │ │ │ + 0x00008798 746f6e5f 73656c65 63740064 76646e61 ton_select.dvdna │ │ │ │ + 0x000087a8 765f7370 755f7374 7265616d 5f746f5f v_spu_stream_to_ │ │ │ │ + 0x000087b8 6c616e67 00647664 6e61765f 6765745f lang.dvdnav_get_ │ │ │ │ + 0x000087c8 63757272 656e745f 68696768 6c696768 current_highligh │ │ │ │ + 0x000087d8 74006476 646e6176 5f676574 5f706f73 t.dvdnav_get_pos │ │ │ │ + 0x000087e8 6974696f 6e006476 646e6176 5f617564 ition.dvdnav_aud │ │ │ │ + 0x000087f8 696f5f73 74726561 6d5f746f 5f6c616e io_stream_to_lan │ │ │ │ + 0x00008808 67006476 646e6176 5f676574 5f6e6578 g.dvdnav_get_nex │ │ │ │ + 0x00008818 745f7374 696c6c5f 666c6167 00647664 t_still_flag.dvd │ │ │ │ + 0x00008828 6e61765f 6765745f 7469746c 655f7374 nav_get_title_st │ │ │ │ + 0x00008838 72696e67 00647664 6e61765f 6c656674 ring.dvdnav_left │ │ │ │ + 0x00008848 5f627574 746f6e5f 73656c65 63740064 _button_select.d │ │ │ │ + 0x00008858 76646e61 765f6d65 6e755f63 616c6c00 vdnav_menu_call. │ │ │ │ + 0x00008868 6476646e 61765f74 69746c65 5f706c61 dvdnav_title_pla │ │ │ │ + 0x00008878 79006476 646e6176 5f617564 696f5f73 y.dvdnav_audio_s │ │ │ │ + 0x00008888 74726561 6d5f6368 616e6e65 6c730064 tream_channels.d │ │ │ │ + 0x00008898 76646e61 765f6275 74746f6e 5f616374 vdnav_button_act │ │ │ │ + 0x000088a8 69766174 65006476 646e6176 5f6d6f75 ivate.dvdnav_mou │ │ │ │ + 0x000088b8 73655f61 63746976 61746500 6476646e se_activate.dvdn │ │ │ │ + 0x000088c8 61765f67 65745f61 7564696f 5f6c6f67 av_get_audio_log │ │ │ │ + 0x000088d8 6963616c 5f737472 65616d00 6476646e ical_stream.dvdn │ │ │ │ + 0x000088e8 61765f67 65745f73 70755f6c 6f676963 av_get_spu_logic │ │ │ │ + 0x000088f8 616c5f73 74726561 6d006476 646e6176 al_stream.dvdnav │ │ │ │ + 0x00008908 5f726967 68745f62 7574746f 6e5f7365 _right_button_se │ │ │ │ + 0x00008918 6c656374 00617461 6e320074 616e0070 lect.atan2.tan.p │ │ │ │ + 0x00008928 6f77006c 6f673130 0073696e 00737172 ow.log10.sin.sqr │ │ │ │ + 0x00008938 74660073 696e636f 73006578 70006c72 tf.sincos.exp.lr │ │ │ │ + 0x00008948 696e7466 00737172 74005846 72656500 intf.sqrt.XFree. │ │ │ │ + 0x00008958 58476574 56697375 616c496e 666f0058 XGetVisualInfo.X │ │ │ │ + 0x00008968 47657445 72726f72 44617461 62617365 GetErrorDatabase │ │ │ │ + 0x00008978 54657874 0058466c 75736800 44504d53 Text.XFlush.DPMS │ │ │ │ + 0x00008988 44697361 626c6500 44504d53 456e6162 Disable.DPMSEnab │ │ │ │ + 0x00008998 6c650058 53686d51 75657279 45787465 le.XShmQueryExte │ │ │ │ + 0x000089a8 6e73696f 6e004450 4d53496e 666f0058 nsion.DPMSInfo.X │ │ │ │ + 0x000089b8 53686170 65517565 72794578 74656e73 ShapeQueryExtens │ │ │ │ + 0x000089c8 696f6e00 58536861 70655175 65727956 ion.XShapeQueryV │ │ │ │ + 0x000089d8 65727369 6f6e0058 53686d47 65744576 ersion.XShmGetEv │ │ │ │ + 0x000089e8 656e7442 61736500 5853686d 51756572 entBase.XShmQuer │ │ │ │ + 0x000089f8 79566572 73696f6e 0044504d 53517565 yVersion.DPMSQue │ │ │ │ + 0x00008a08 72794578 74656e73 696f6e00 5853686d ryExtension.XShm │ │ │ │ + 0x00008a18 50757449 6d616765 00585368 6d446574 PutImage.XShmDet │ │ │ │ + 0x00008a28 61636800 5853686d 41747461 63680058 ach.XShmAttach.X │ │ │ │ + 0x00008a38 53686170 65436f6d 62696e65 4d61736b ShapeCombineMask │ │ │ │ + 0x00008a48 00585368 6d437265 61746549 6d616765 .XShmCreateImage │ │ │ │ + 0x00008a58 0044504d 53466f72 63654c65 76656c00 .DPMSForceLevel. │ │ │ │ + 0x00008a68 58436f6e 76657274 53656c65 6374696f XConvertSelectio │ │ │ │ + 0x00008a78 6e005847 65745769 6e646f77 41747472 n.XGetWindowAttr │ │ │ │ + 0x00008a88 69627574 65730058 53657457 4d48696e ibutes.XSetWMHin │ │ │ │ + 0x00008a98 74730058 53657446 6f726567 726f756e ts.XSetForegroun │ │ │ │ + 0x00008aa8 64005847 7261624b 6579626f 61726400 d.XGrabKeyboard. │ │ │ │ + 0x00008ab8 58437265 61746549 6d616765 00585769 XCreateImage.XWi │ │ │ │ + 0x00008ac8 74686472 61775769 6e646f77 00584765 thdrawWindow.XGe │ │ │ │ + 0x00008ad8 74457272 6f725465 78740058 43726561 tErrorText.XCrea │ │ │ │ + 0x00008ae8 74654269 746d6170 46726f6d 44617461 teBitmapFromData │ │ │ │ + 0x00008af8 00584d61 74636856 69737561 6c496e66 .XMatchVisualInf │ │ │ │ + 0x00008b08 6f005843 6c656172 57696e64 6f770058 o.XClearWindow.X │ │ │ │ + 0x00008b18 50757442 61636b45 76656e74 00584465 PutBackEvent.XDe │ │ │ │ + 0x00008b28 6c657465 50726f70 65727479 00584e65 leteProperty.XNe │ │ │ │ + 0x00008b38 78744576 656e7400 58477261 62506f69 xtEvent.XGrabPoi │ │ │ │ + 0x00008b48 6e746572 0058556e 6d617057 696e646f nter.XUnmapWindo │ │ │ │ + 0x00008b58 77005844 65737472 6f795769 6e646f77 w.XDestroyWindow │ │ │ │ + 0x00008b68 00585379 6e630058 53657453 74616e64 .XSync.XSetStand │ │ │ │ + 0x00008b78 61726450 726f7065 72746965 7300584d ardProperties.XM │ │ │ │ + 0x00008b88 61705769 6e646f77 00584368 65636b54 apWindow.XCheckT │ │ │ │ + 0x00008b98 79706564 57696e64 6f774576 656e7400 ypedWindowEvent. │ │ │ │ + 0x00008ba8 58476574 574d4869 6e747300 58436861 XGetWMHints.XCha │ │ │ │ + 0x00008bb8 6e676557 696e646f 77417474 72696275 ngeWindowAttribu │ │ │ │ + 0x00008bc8 74657300 58476574 574d4e6f 726d616c tes.XGetWMNormal │ │ │ │ + 0x00008bd8 48696e74 73005853 6574574d 4e6f726d Hints.XSetWMNorm │ │ │ │ + 0x00008be8 616c4869 6e747300 58556e67 7261624b alHints.XUngrabK │ │ │ │ + 0x00008bf8 6579626f 61726400 58476574 496d6167 eyboard.XGetImag │ │ │ │ + 0x00008c08 65005843 72656174 6557696e 646f7700 e.XCreateWindow. │ │ │ │ + 0x00008c18 58536574 4572726f 7248616e 646c6572 XSetErrorHandler │ │ │ │ + 0x00008c28 00584d6f 76655265 73697a65 57696e64 .XMoveResizeWind │ │ │ │ + 0x00008c38 6f770058 416c6c6f 634e616d 6564436f ow.XAllocNamedCo │ │ │ │ + 0x00008c48 6c6f7200 58416c6c 6f63574d 48696e74 lor.XAllocWMHint │ │ │ │ + 0x00008c58 73005852 6573697a 6557696e 646f7700 s.XResizeWindow. │ │ │ │ + 0x00008c68 58536574 574d5072 6f746f63 6f6c7300 XSetWMProtocols. │ │ │ │ + 0x00008c78 58437265 61746550 69786d61 70437572 XCreatePixmapCur │ │ │ │ + 0x00008c88 736f7200 58536574 436c6173 7348696e sor.XSetClassHin │ │ │ │ + 0x00008c98 74005849 6e746572 6e41746f 6d005846 t.XInternAtom.XF │ │ │ │ + 0x00008ca8 72656543 7572736f 72005843 68616e67 reeCursor.XChang │ │ │ │ + 0x00008cb8 6550726f 70657274 79005853 65745472 eProperty.XSetTr │ │ │ │ + 0x00008cc8 616e7369 656e7446 6f724869 6e740058 ansientForHint.X │ │ │ │ + 0x00008cd8 5472616e 736c6174 65436f6f 7264696e TranslateCoordin │ │ │ │ + 0x00008ce8 61746573 00585365 7457696e 646f7742 ates.XSetWindowB │ │ │ │ + 0x00008cf8 61636b67 726f756e 6400584c 6f6f6b75 ackground.XLooku │ │ │ │ + 0x00008d08 70537472 696e6700 5853656e 64457665 pString.XSendEve │ │ │ │ + 0x00008d18 6e740058 47657441 746f6d4e 616d6500 nt.XGetAtomName. │ │ │ │ + 0x00008d28 58496e73 74616c6c 436f6c6f 726d6170 XInstallColormap │ │ │ │ + 0x00008d38 00585261 69736557 696e646f 77005850 .XRaiseWindow.XP │ │ │ │ + 0x00008d48 7574496d 61676500 58476574 47656f6d utImage.XGetGeom │ │ │ │ + 0x00008d58 65747279 00585065 6e64696e 67005846 etry.XPending.XF │ │ │ │ + 0x00008d68 72656547 43005856 69737561 6c494446 reeGC.XVisualIDF │ │ │ │ + 0x00008d78 726f6d56 69737561 6c005853 746f7265 romVisual.XStore │ │ │ │ + 0x00008d88 436f6c6f 72730058 53656c65 6374496e Colors.XSelectIn │ │ │ │ + 0x00008d98 70757400 58467265 65436f6c 6f727300 put.XFreeColors. │ │ │ │ + 0x00008da8 58437265 61746543 6f6c6f72 6d617000 XCreateColormap. │ │ │ │ + 0x00008db8 58476574 53656c65 6374696f 6e4f776e XGetSelectionOwn │ │ │ │ + 0x00008dc8 65720058 4d6f7665 57696e64 6f770058 er.XMoveWindow.X │ │ │ │ + 0x00008dd8 53657449 6e707574 466f6375 73005852 SetInputFocus.XR │ │ │ │ + 0x00008de8 65736574 53637265 656e5361 76657200 esetScreenSaver. │ │ │ │ + 0x00008df8 58467265 65506978 6d617000 58536574 XFreePixmap.XSet │ │ │ │ + 0x00008e08 4261636b 67726f75 6e640058 556e6772 Background.XUngr │ │ │ │ + 0x00008e18 6162506f 696e7465 72005853 65745769 abPointer.XSetWi │ │ │ │ + 0x00008e28 6e646f77 4261636b 67726f75 6e645069 ndowBackgroundPi │ │ │ │ + 0x00008e38 786d6170 00585374 6f72654e 616d6500 xmap.XStoreName. │ │ │ │ + 0x00008e48 58536574 574d4963 6f6e4e61 6d650058 XSetWMIconName.X │ │ │ │ + 0x00008e58 43726561 74654743 00584669 6c6c5265 CreateGC.XFillRe │ │ │ │ + 0x00008e68 6374616e 676c6500 5849636f 6e696679 ctangle.XIconify │ │ │ │ + 0x00008e78 57696e64 6f770058 44656669 6e654375 Window.XDefineCu │ │ │ │ + 0x00008e88 72736f72 00584d61 70526169 73656400 rsor.XMapRaised. │ │ │ │ + 0x00008e98 58476574 57696e64 6f775072 6f706572 XGetWindowProper │ │ │ │ + 0x00008ea8 74790058 6d625365 74574d50 726f7065 ty.XmbSetWMPrope │ │ │ │ + 0x00008eb8 72746965 73005853 63726565 6e536176 rties.XScreenSav │ │ │ │ + 0x00008ec8 65725375 7370656e 64005853 63726565 erSuspend.XScree │ │ │ │ + 0x00008ed8 6e536176 65725175 65727945 7874656e nSaverQueryExten │ │ │ │ + 0x00008ee8 73696f6e 00585363 7265656e 53617665 sion.XScreenSave │ │ │ │ + 0x00008ef8 72517565 72795665 7273696f 6e005876 rQueryVersion.Xv │ │ │ │ + 0x00008f08 4c697374 496d6167 65466f72 6d617473 ListImageFormats │ │ │ │ + 0x00008f18 00587643 72656174 65496d61 67650058 .XvCreateImage.X │ │ │ │ + 0x00008f28 76507574 496d6167 65005876 47726162 vPutImage.XvGrab │ │ │ │ + 0x00008f38 506f7274 00587646 72656541 64617074 Port.XvFreeAdapt │ │ │ │ + 0x00008f48 6f72496e 666f0058 76517565 7279506f orInfo.XvQueryPo │ │ │ │ + 0x00008f58 72744174 74726962 75746573 00587653 rtAttributes.XvS │ │ │ │ + 0x00008f68 686d5075 74496d61 67650058 76517565 hmPutImage.XvQue │ │ │ │ + 0x00008f78 72794578 74656e73 696f6e00 58765365 ryExtension.XvSe │ │ │ │ + 0x00008f88 74506f72 74417474 72696275 74650058 tPortAttribute.X │ │ │ │ + 0x00008f98 7653686d 43726561 7465496d 61676500 vShmCreateImage. │ │ │ │ + 0x00008fa8 58765175 65727945 6e636f64 696e6773 XvQueryEncodings │ │ │ │ + 0x00008fb8 00587646 72656545 6e636f64 696e6749 .XvFreeEncodingI │ │ │ │ + 0x00008fc8 6e666f00 58764765 74506f72 74417474 nfo.XvGetPortAtt │ │ │ │ + 0x00008fd8 72696275 74650058 76517565 72794164 ribute.XvQueryAd │ │ │ │ + 0x00008fe8 6170746f 72730058 696e6572 616d6149 aptors.XineramaI │ │ │ │ + 0x00008ff8 73416374 69766500 58696e65 72616d61 sActive.Xinerama │ │ │ │ + 0x00009008 51756572 79536372 65656e73 00584638 QueryScreens.XF8 │ │ │ │ + 0x00009018 36566964 4d6f6465 51756572 79457874 6VidModeQueryExt │ │ │ │ + 0x00009028 656e7369 6f6e0058 46383656 69644d6f ension.XF86VidMo │ │ │ │ + 0x00009038 64655365 74566965 77506f72 74005846 deSetViewPort.XF │ │ │ │ + 0x00009048 38365669 644d6f64 65517565 72795665 86VidModeQueryVe │ │ │ │ + 0x00009058 7273696f 6e005846 38365669 644d6f64 rsion.XF86VidMod │ │ │ │ + 0x00009068 65476574 416c6c4d 6f64654c 696e6573 eGetAllModeLines │ │ │ │ + 0x00009078 00584638 36566964 4d6f6465 4765744d .XF86VidModeGetM │ │ │ │ + 0x00009088 6f64654c 696e6500 58463836 5669644d odeLine.XF86VidM │ │ │ │ + 0x00009098 6f646553 77697463 68546f4d 6f646500 odeSwitchToMode. │ │ │ │ + 0x000090a8 58463836 5669644d 6f64654c 6f636b4d XF86VidModeLockM │ │ │ │ + 0x000090b8 6f646553 77697463 68005844 47415365 odeSwitch.XDGASe │ │ │ │ + 0x000090c8 74566965 77706f72 74005844 47415365 tViewport.XDGASe │ │ │ │ + 0x000090d8 744d6f64 65005844 47415379 6e630058 tMode.XDGASync.X │ │ │ │ + 0x000090e8 44474143 6c6f7365 4672616d 65627566 DGACloseFramebuf │ │ │ │ + 0x000090f8 66657200 58444741 4f70656e 4672616d fer.XDGAOpenFram │ │ │ │ + 0x00009108 65627566 66657200 58444741 51756572 ebuffer.XDGAQuer │ │ │ │ + 0x00009118 794d6f64 65730061 615f7061 7273656f yModes.aa_parseo │ │ │ │ + 0x00009128 7074696f 6e730061 615f7075 74730061 ptions.aa_puts.a │ │ │ │ + 0x00009138 615f7265 636f6d6d 656e646c 6f770061 a_recommendlow.a │ │ │ │ + 0x00009148 615f6869 64656375 72736f72 0061615f a_hidecursor.aa_ │ │ │ │ + 0x00009158 67657465 76656e74 0061615f 636c6f73 getevent.aa_clos │ │ │ │ + 0x00009168 65006161 5f646566 70617261 6d730061 e.aa_defparams.a │ │ │ │ + 0x00009178 615f6469 73706c61 79726563 6f6d6d65 a_displayrecomme │ │ │ │ + 0x00009188 6e646564 0061615f 72656e64 65720061 nded.aa_render.a │ │ │ │ + 0x00009198 615f6175 746f696e 69746b62 64006161 a_autoinitkbd.aa │ │ │ │ + 0x000091a8 5f726563 6f6d6d65 6e646869 0061615f _recommendhi.aa_ │ │ │ │ + 0x000091b8 72657369 7a656861 6e646c65 72006161 resizehandler.aa │ │ │ │ + 0x000091c8 5f676574 66697273 74006161 5f707269 _getfirst.aa_pri │ │ │ │ + 0x000091d8 6e746600 61615f72 6573697a 65006161 ntf.aa_resize.aa │ │ │ │ + 0x000091e8 5f617574 6f696e69 74006161 5f646566 _autoinit.aa_def │ │ │ │ + 0x000091f8 72656e64 65727061 72616d73 0061615f renderparams.aa_ │ │ │ │ + 0x00009208 66617374 72656e64 65720061 615f666c fastrender.aa_fl │ │ │ │ + 0x00009218 75736800 61615f67 65747265 6e646572 ush.aa_getrender │ │ │ │ + 0x00009228 70617261 6d730061 615f6865 6c700063 params.aa_help.c │ │ │ │ + 0x00009238 6163615f 63726561 74655f63 616e7661 aca_create_canva │ │ │ │ + 0x00009248 73006361 63615f73 65745f64 6973706c s.caca_set_displ │ │ │ │ + 0x00009258 61795f74 69746c65 00636163 615f6765 ay_title.caca_ge │ │ │ │ + 0x00009268 745f6361 6e766173 5f686569 67687400 t_canvas_height. │ │ │ │ + 0x00009278 63616361 5f676574 5f646974 6865725f caca_get_dither_ │ │ │ │ + 0x00009288 63686172 7365745f 6c697374 00636163 charset_list.cac │ │ │ │ + 0x00009298 615f7365 745f6469 74686572 5f616e74 a_set_dither_ant │ │ │ │ + 0x000092a8 69616c69 61730063 6163615f 7365745f ialias.caca_set_ │ │ │ │ + 0x000092b8 64697468 65725f61 6c676f72 6974686d dither_algorithm │ │ │ │ + 0x000092c8 00636163 615f6765 745f6469 74686572 .caca_get_dither │ │ │ │ + 0x000092d8 5f636f6c 6f725f6c 69737400 63616361 _color_list.caca │ │ │ │ + 0x000092e8 5f736574 5f646974 6865725f 63686172 _set_dither_char │ │ │ │ + 0x000092f8 73657400 63616361 5f646974 6865725f set.caca_dither_ │ │ │ │ + 0x00009308 6269746d 61700063 6163615f 66726565 bitmap.caca_free │ │ │ │ + 0x00009318 5f646974 68657200 63616361 5f676574 _dither.caca_get │ │ │ │ + 0x00009328 5f657665 6e740063 6163615f 7365745f _event.caca_set_ │ │ │ │ + 0x00009338 64697468 65725f63 6f6c6f72 00636163 dither_color.cac │ │ │ │ + 0x00009348 615f6765 745f6469 74686572 5f616e74 a_get_dither_ant │ │ │ │ + 0x00009358 69616c69 61735f6c 69737400 63616361 ialias_list.caca │ │ │ │ + 0x00009368 5f707574 5f737472 00636163 615f6672 _put_str.caca_fr │ │ │ │ + 0x00009378 65655f63 616e7661 73006361 63615f67 ee_canvas.caca_g │ │ │ │ + 0x00009388 65745f64 69746865 725f616c 676f7269 et_dither_algori │ │ │ │ + 0x00009398 74686d5f 6c697374 00636163 615f6372 thm_list.caca_cr │ │ │ │ + 0x000093a8 65617465 5f646973 706c6179 00636163 eate_display.cac │ │ │ │ + 0x000093b8 615f6672 65655f64 6973706c 61790063 a_free_display.c │ │ │ │ + 0x000093c8 6163615f 6765745f 63616e76 61735f77 aca_get_canvas_w │ │ │ │ + 0x000093d8 69647468 00636163 615f6372 65617465 idth.caca_create │ │ │ │ + 0x000093e8 5f646974 68657200 63616361 5f726566 _dither.caca_ref │ │ │ │ + 0x000093f8 72657368 5f646973 706c6179 0053444c resh_display.SDL │ │ │ │ + 0x00009408 5f4f7065 6e417564 696f0053 444c5f45 _OpenAudio.SDL_E │ │ │ │ + 0x00009418 6e61626c 65554e49 434f4445 0053444c nableUNICODE.SDL │ │ │ │ + 0x00009428 5f556e6c 6f636b41 7564696f 0053444c _UnlockAudio.SDL │ │ │ │ + 0x00009438 5f566964 656f4472 69766572 4e616d65 _VideoDriverName │ │ │ │ + 0x00009448 0053444c 5f557064 61746552 65637473 .SDL_UpdateRects │ │ │ │ + 0x00009458 0053444c 5f476574 4572726f 72005344 .SDL_GetError.SD │ │ │ │ + 0x00009468 4c5f5570 70657242 6c697400 53444c5f L_UpperBlit.SDL_ │ │ │ │ + 0x00009478 4c6f636b 41756469 6f005344 4c5f5061 LockAudio.SDL_Pa │ │ │ │ + 0x00009488 75736541 7564696f 0053444c 5f466c69 useAudio.SDL_Fli │ │ │ │ + 0x00009498 70005344 4c5f574d 5f536574 43617074 p.SDL_WM_SetCapt │ │ │ │ + 0x000094a8 696f6e00 53444c5f 46696c6c 52656374 ion.SDL_FillRect │ │ │ │ + 0x000094b8 0053444c 5f4c6973 744d6f64 65730053 .SDL_ListModes.S │ │ │ │ + 0x000094c8 444c5f51 75697453 75625379 7374656d DL_QuitSubSystem │ │ │ │ + 0x000094d8 0053444c 5f474c5f 53657441 74747269 .SDL_GL_SetAttri │ │ │ │ + 0x000094e8 62757465 0053444c 5f456e61 626c654b bute.SDL_EnableK │ │ │ │ + 0x000094f8 65795265 70656174 0053444c 5f467265 eyRepeat.SDL_Fre │ │ │ │ + 0x00009508 65595556 4f766572 6c617900 53444c5f eYUVOverlay.SDL_ │ │ │ │ + 0x00009518 506f6c6c 4576656e 74005344 4c5f5761 PollEvent.SDL_Wa │ │ │ │ + 0x00009528 73496e69 74005344 4c5f4576 656e7453 sInit.SDL_EventS │ │ │ │ + 0x00009538 74617465 0053444c 5f437265 61746552 tate.SDL_CreateR │ │ │ │ + 0x00009548 47425375 72666163 65005344 4c5f496e GBSurface.SDL_In │ │ │ │ + 0x00009558 69740053 444c5f55 70646174 65526563 it.SDL_UpdateRec │ │ │ │ + 0x00009568 74005344 4c5f5368 6f774375 72736f72 t.SDL_ShowCursor │ │ │ │ + 0x00009578 0053444c 5f536574 56696465 6f4d6f64 .SDL_SetVideoMod │ │ │ │ + 0x00009588 65005344 4c5f436c 6f736541 7564696f e.SDL_CloseAudio │ │ │ │ + 0x00009598 0053444c 5f474c5f 53776170 42756666 .SDL_GL_SwapBuff │ │ │ │ + 0x000095a8 65727300 53444c5f 474c5f4c 6f61644c ers.SDL_GL_LoadL │ │ │ │ + 0x000095b8 69627261 72790053 444c5f47 65745669 ibrary.SDL_GetVi │ │ │ │ + 0x000095c8 64656f49 6e666f00 53444c5f 44697370 deoInfo.SDL_Disp │ │ │ │ + 0x000095d8 6c617959 55564f76 65726c61 79005344 layYUVOverlay.SD │ │ │ │ + 0x000095e8 4c5f474c 5f476574 50726f63 41646472 L_GL_GetProcAddr │ │ │ │ + 0x000095f8 65737300 53444c5f 43726561 74655955 ess.SDL_CreateYU │ │ │ │ + 0x00009608 564f7665 726c6179 0053444c 5f467265 VOverlay.SDL_Fre │ │ │ │ + 0x00009618 65537572 66616365 00676c45 6e61626c eSurface.glEnabl │ │ │ │ + 0x00009628 6500676c 47656e54 65787475 72657300 e.glGenTextures. │ │ │ │ + 0x00009638 676c456e 644c6973 7400676c 44726177 glEndList.glDraw │ │ │ │ + 0x00009648 42756666 65720067 6c566572 74657832 Buffer.glVertex2 │ │ │ │ + 0x00009658 6600676c 436f6c6f 72346600 676c5465 f.glColor4f.glTe │ │ │ │ + 0x00009668 78506172 616d6574 65726676 00676c56 xParameterfv.glV │ │ │ │ + 0x00009678 65727465 78336600 676c436f 6c6f7234 ertex3f.glColor4 │ │ │ │ + 0x00009688 75620067 6c4e6f72 6d616c33 6600676c ub.glNormal3f.gl │ │ │ │ + 0x00009698 58476574 436f6e66 69670067 6c47656e XGetConfig.glGen │ │ │ │ + 0x000096a8 4c697374 7300676c 436c6561 72446570 Lists.glClearDep │ │ │ │ + 0x000096b8 74680067 6c43616c 6c4c6973 74730067 th.glCallLists.g │ │ │ │ + 0x000096c8 6c584465 7374726f 79436f6e 74657874 lXDestroyContext │ │ │ │ + 0x000096d8 00676c58 43686f6f 73655669 7375616c .glXChooseVisual │ │ │ │ + 0x000096e8 00676c43 616c6c4c 69737400 676c466c .glCallList.glFl │ │ │ │ + 0x000096f8 75736800 676c5465 78456e76 6900676c ush.glTexEnvi.gl │ │ │ │ + 0x00009708 50697865 6c53746f 72656900 676c5465 PixelStorei.glTe │ │ │ │ + 0x00009718 78496d61 67653144 00676c58 53776170 xImage1D.glXSwap │ │ │ │ + 0x00009728 42756666 65727300 676c436c 65617243 Buffers.glClearC │ │ │ │ + 0x00009738 6f6c6f72 00676c54 6578496d 61676532 olor.glTexImage2 │ │ │ │ + 0x00009748 4400676c 44656c65 74654c69 73747300 D.glDeleteLists. │ │ │ │ + 0x00009758 676c4465 70746846 756e6300 676c4465 glDepthFunc.glDe │ │ │ │ + 0x00009768 7074684d 61736b00 676c4765 74496e74 pthMask.glGetInt │ │ │ │ + 0x00009778 65676572 7600676c 436f6c6f 724d6173 egerv.glColorMas │ │ │ │ + 0x00009788 6b00676c 56696577 706f7274 00676c45 k.glViewport.glE │ │ │ │ + 0x00009798 6e640067 6c446973 61626c65 00676c44 nd.glDisable.glD │ │ │ │ + 0x000097a8 656c6574 65546578 74757265 7300676c eleteTextures.gl │ │ │ │ + 0x000097b8 584d616b 65437572 72656e74 00676c46 XMakeCurrent.glF │ │ │ │ + 0x000097c8 696e6973 6800676c 426c656e 6446756e inish.glBlendFun │ │ │ │ + 0x000097d8 6300676c 47657454 65784c65 76656c50 c.glGetTexLevelP │ │ │ │ + 0x000097e8 6172616d 65746572 69760067 6c4c6967 arameteriv.glLig │ │ │ │ + 0x000097f8 68746676 00676c43 6c656172 00676c42 htfv.glClear.glB │ │ │ │ + 0x00009808 6567696e 00676c58 43726561 7465436f egin.glXCreateCo │ │ │ │ + 0x00009818 6e746578 7400676c 54657853 7562496d ntext.glTexSubIm │ │ │ │ + 0x00009828 61676532 4400676c 4e65774c 69737400 age2D.glNewList. │ │ │ │ + 0x00009838 676c5368 6164654d 6f64656c 00676c47 glShadeModel.glG │ │ │ │ + 0x00009848 65745374 72696e67 00676c54 65785061 etString.glTexPa │ │ │ │ + 0x00009858 72616d65 74657266 00676c54 65785061 rameterf.glTexPa │ │ │ │ + 0x00009868 72616d65 74657269 00676c54 6578436f rameteri.glTexCo │ │ │ │ + 0x00009878 6f726432 6600676c 4c6f6164 4d617472 ord2f.glLoadMatr │ │ │ │ + 0x00009888 69786600 676c436f 6c6f724d 61746572 ixf.glColorMater │ │ │ │ + 0x00009898 69616c00 676c4269 6e645465 78747572 ial.glBindTextur │ │ │ │ + 0x000098a8 65006567 6c517565 72795374 72696e67 e.eglQueryString │ │ │ │ + 0x000098b8 0065676c 44657374 726f7953 75726661 .eglDestroySurfa │ │ │ │ + 0x000098c8 63650065 676c4765 74446973 706c6179 ce.eglGetDisplay │ │ │ │ + 0x000098d8 0065676c 5465726d 696e6174 65006567 .eglTerminate.eg │ │ │ │ + 0x000098e8 6c476574 4572726f 72006567 6c496e69 lGetError.eglIni │ │ │ │ + 0x000098f8 7469616c 697a6500 65676c47 65745072 tialize.eglGetPr │ │ │ │ + 0x00009908 6f634164 64726573 73006567 6c4d616b ocAddress.eglMak │ │ │ │ + 0x00009918 65437572 72656e74 0065676c 43726561 eCurrent.eglCrea │ │ │ │ + 0x00009928 74655769 6e646f77 53757266 61636500 teWindowSurface. │ │ │ │ + 0x00009938 65676c47 6574436f 6e666967 41747472 eglGetConfigAttr │ │ │ │ + 0x00009948 69620065 676c5377 61704275 66666572 ib.eglSwapBuffer │ │ │ │ + 0x00009958 73006567 6c446573 74726f79 436f6e74 s.eglDestroyCont │ │ │ │ + 0x00009968 65787400 65676c43 686f6f73 65436f6e ext.eglChooseCon │ │ │ │ + 0x00009978 66696700 65676c43 72656174 65436f6e fig.eglCreateCon │ │ │ │ + 0x00009988 74657874 0065676c 47657443 6f6e6669 text.eglGetConfi │ │ │ │ + 0x00009998 67730065 676c5377 6170496e 74657276 gs.eglSwapInterv │ │ │ │ + 0x000099a8 616c0041 75536574 4572726f 7248616e al.AuSetErrorHan │ │ │ │ + 0x000099b8 646c6572 00417547 65744572 726f7254 dler.AuGetErrorT │ │ │ │ + 0x000099c8 65787400 41755265 67697374 65724576 ext.AuRegisterEv │ │ │ │ + 0x000099d8 656e7448 616e646c 65720041 75446973 entHandler.AuDis │ │ │ │ + 0x000099e8 70617463 68457665 6e740041 75577269 patchEvent.AuWri │ │ │ │ + 0x000099f8 7465456c 656d656e 74004175 436c6f73 teElement.AuClos │ │ │ │ + 0x00009a08 65536572 76657200 41755363 616e466f eServer.AuScanFo │ │ │ │ + 0x00009a18 72547970 65644576 656e7400 41755365 rTypedEvent.AuSe │ │ │ │ + 0x00009a28 74456c65 6d656e74 73004175 53746172 tElements.AuStar │ │ │ │ + 0x00009a38 74466c6f 77004175 43726561 7465466c tFlow.AuCreateFl │ │ │ │ + 0x00009a48 6f770041 754f7065 6e536572 76657200 ow.AuOpenServer. │ │ │ │ + 0x00009a58 41755374 6f70466c 6f770041 75536574 AuStopFlow.AuSet │ │ │ │ + 0x00009a68 456c656d 656e7450 6172616d 65746572 ElementParameter │ │ │ │ + 0x00009a78 73007061 5f746872 65616465 645f6d61 s.pa_threaded_ma │ │ │ │ + 0x00009a88 696e6c6f 6f705f66 72656500 70615f73 inloop_free.pa_s │ │ │ │ + 0x00009a98 74726561 6d5f636f 726b0070 615f7468 tream_cork.pa_th │ │ │ │ + 0x00009aa8 72656164 65645f6d 61696e6c 6f6f705f readed_mainloop_ │ │ │ │ + 0x00009ab8 756e6c6f 636b0070 615f636f 6e746578 unlock.pa_contex │ │ │ │ + 0x00009ac8 745f6469 73636f6e 6e656374 0070615f t_disconnect.pa_ │ │ │ │ + 0x00009ad8 63766f6c 756d655f 61766700 70615f74 cvolume_avg.pa_t │ │ │ │ + 0x00009ae8 68726561 6465645f 6d61696e 6c6f6f70 hreaded_mainloop │ │ │ │ + 0x00009af8 5f776169 74007061 5f737472 65616d5f _wait.pa_stream_ │ │ │ │ + 0x00009b08 64726169 6e007061 5f737472 6572726f drain.pa_strerro │ │ │ │ + 0x00009b18 72007061 5f737472 65616d5f 7365745f r.pa_stream_set_ │ │ │ │ + 0x00009b28 6c617465 6e63795f 75706461 74655f63 latency_update_c │ │ │ │ + 0x00009b38 616c6c62 61636b00 70615f74 68726561 allback.pa_threa │ │ │ │ + 0x00009b48 6465645f 6d61696e 6c6f6f70 5f6c6f63 ded_mainloop_loc │ │ │ │ + 0x00009b58 6b007061 5f636f6e 74657874 5f657272 k.pa_context_err │ │ │ │ + 0x00009b68 6e6f0070 615f636f 6e746578 745f6765 no.pa_context_ge │ │ │ │ + 0x00009b78 745f7369 6e6b5f69 6e707574 5f696e66 t_sink_input_inf │ │ │ │ + 0x00009b88 6f007061 5f636f6e 74657874 5f676574 o.pa_context_get │ │ │ │ + 0x00009b98 5f737461 74650070 615f6f70 65726174 _state.pa_operat │ │ │ │ + 0x00009ba8 696f6e5f 756e7265 66007061 5f737472 ion_unref.pa_str │ │ │ │ + 0x00009bb8 65616d5f 6765745f 696e6465 78007061 eam_get_index.pa │ │ │ │ + 0x00009bc8 5f73616d 706c655f 73706563 5f76616c _sample_spec_val │ │ │ │ + 0x00009bd8 69640070 615f6765 745f6c69 62726172 id.pa_get_librar │ │ │ │ + 0x00009be8 795f7665 7273696f 6e007061 5f737472 y_version.pa_str │ │ │ │ + 0x00009bf8 65616d5f 77726974 65007061 5f6f7065 eam_write.pa_ope │ │ │ │ + 0x00009c08 72617469 6f6e5f67 65745f73 74617465 ration_get_state │ │ │ │ + 0x00009c18 0070615f 63766f6c 756d655f 73657400 .pa_cvolume_set. │ │ │ │ + 0x00009c28 70615f74 68726561 6465645f 6d61696e pa_threaded_main │ │ │ │ + 0x00009c38 6c6f6f70 5f676574 5f617069 0070615f loop_get_api.pa_ │ │ │ │ + 0x00009c48 74687265 61646564 5f6d6169 6e6c6f6f threaded_mainloo │ │ │ │ + 0x00009c58 705f7374 61727400 70615f73 74726561 p_start.pa_strea │ │ │ │ + 0x00009c68 6d5f6e65 77007061 5f737472 65616d5f m_new.pa_stream_ │ │ │ │ + 0x00009c78 64697363 6f6e6e65 63740070 615f7374 disconnect.pa_st │ │ │ │ + 0x00009c88 7265616d 5f736574 5f6e616d 65007061 ream_set_name.pa │ │ │ │ + 0x00009c98 5f737472 65616d5f 6765745f 73746174 _stream_get_stat │ │ │ │ + 0x00009ca8 65007061 5f636f6e 74657874 5f6e6577 e.pa_context_new │ │ │ │ + 0x00009cb8 0070615f 73747265 616d5f66 6c757368 .pa_stream_flush │ │ │ │ + 0x00009cc8 0070615f 636f6e74 6578745f 756e7265 .pa_context_unre │ │ │ │ + 0x00009cd8 66007061 5f636f6e 74657874 5f736574 f.pa_context_set │ │ │ │ + 0x00009ce8 5f737461 74655f63 616c6c62 61636b00 _state_callback. │ │ │ │ + 0x00009cf8 70615f73 74726561 6d5f7365 745f7772 pa_stream_set_wr │ │ │ │ + 0x00009d08 6974655f 63616c6c 6261636b 0070615f ite_callback.pa_ │ │ │ │ + 0x00009d18 74687265 61646564 5f6d6169 6e6c6f6f threaded_mainloo │ │ │ │ + 0x00009d28 705f6e65 77007061 5f746872 65616465 p_new.pa_threade │ │ │ │ + 0x00009d38 645f6d61 696e6c6f 6f705f73 69676e61 d_mainloop_signa │ │ │ │ + 0x00009d48 6c007061 5f636f6e 74657874 5f736574 l.pa_context_set │ │ │ │ + 0x00009d58 5f73696e 6b5f696e 7075745f 766f6c75 _sink_input_volu │ │ │ │ + 0x00009d68 6d650070 615f636f 6e746578 745f636f me.pa_context_co │ │ │ │ + 0x00009d78 6e6e6563 74007061 5f737472 65616d5f nnect.pa_stream_ │ │ │ │ + 0x00009d88 636f6e6e 6563745f 706c6179 6261636b connect_playback │ │ │ │ + 0x00009d98 0070615f 73747265 616d5f75 6e726566 .pa_stream_unref │ │ │ │ + 0x00009da8 0070615f 74687265 61646564 5f6d6169 .pa_threaded_mai │ │ │ │ + 0x00009db8 6e6c6f6f 705f7374 6f700070 615f6279 nloop_stop.pa_by │ │ │ │ + 0x00009dc8 7465735f 7065725f 7365636f 6e640070 tes_per_second.p │ │ │ │ + 0x00009dd8 615f7374 7265616d 5f736574 5f737461 a_stream_set_sta │ │ │ │ + 0x00009de8 74655f63 616c6c62 61636b00 70615f73 te_callback.pa_s │ │ │ │ + 0x00009df8 74726561 6d5f7772 69746162 6c655f73 tream_writable_s │ │ │ │ + 0x00009e08 697a6500 70615f73 74726561 6d5f6765 ize.pa_stream_ge │ │ │ │ + 0x00009e18 745f6c61 74656e63 79007061 5f636861 t_latency.pa_cha │ │ │ │ + 0x00009e28 6e6e656c 5f6d6170 5f696e69 745f6175 nnel_map_init_au │ │ │ │ + 0x00009e38 746f006a 61636b5f 706f7274 5f676574 to.jack_port_get │ │ │ │ + 0x00009e48 5f746f74 616c5f6c 6174656e 6379006a _total_latency.j │ │ │ │ + 0x00009e58 61636b5f 636c6965 6e745f63 6c6f7365 ack_client_close │ │ │ │ + 0x00009e68 006a6163 6b5f6163 74697661 7465006a .jack_activate.j │ │ │ │ + 0x00009e78 61636b5f 706f7274 5f676574 5f627566 ack_port_get_buf │ │ │ │ + 0x00009e88 66657200 6a61636b 5f676574 5f706f72 fer.jack_get_por │ │ │ │ + 0x00009e98 7473006a 61636b5f 706f7274 5f6e616d ts.jack_port_nam │ │ │ │ + 0x00009ea8 65006a61 636b5f63 6f6e6e65 6374006a e.jack_connect.j │ │ │ │ + 0x00009eb8 61636b5f 706f7274 5f726567 69737465 ack_port_registe │ │ │ │ + 0x00009ec8 72006a61 636b5f67 65745f73 616d706c r.jack_get_sampl │ │ │ │ + 0x00009ed8 655f7261 7465006a 61636b5f 6765745f e_rate.jack_get_ │ │ │ │ + 0x00009ee8 62756666 65725f73 697a6500 6a61636b buffer_size.jack │ │ │ │ + 0x00009ef8 5f736574 5f70726f 63657373 5f63616c _set_process_cal │ │ │ │ + 0x00009f08 6c626163 6b006a61 636b5f63 6c69656e lback.jack_clien │ │ │ │ + 0x00009f18 745f6f70 656e0061 6c634765 74436f6e t_open.alcGetCon │ │ │ │ + 0x00009f28 74657874 73446576 69636500 616c4765 textsDevice.alGe │ │ │ │ + 0x00009f38 744c6973 74656e65 72660061 6c536f75 tListenerf.alSou │ │ │ │ + 0x00009f48 72636550 6c617976 00616c63 44657374 rcePlayv.alcDest │ │ │ │ + 0x00009f58 726f7943 6f6e7465 78740061 6c536f75 royContext.alSou │ │ │ │ + 0x00009f68 72636566 7600616c 634f7065 6e446576 rcefv.alcOpenDev │ │ │ │ + 0x00009f78 69636500 616c536f 75726365 33660061 ice.alSource3f.a │ │ │ │ + 0x00009f88 6c47656e 42756666 65727300 616c634d lGenBuffers.alcM │ │ │ │ + 0x00009f98 616b6543 6f6e7465 78744375 7272656e akeContextCurren │ │ │ │ + 0x00009fa8 7400616c 63437265 61746543 6f6e7465 t.alcCreateConte │ │ │ │ + 0x00009fb8 78740061 6c536f75 72636553 746f7076 xt.alSourceStopv │ │ │ │ + 0x00009fc8 00616c53 6f757263 65556e71 75657565 .alSourceUnqueue │ │ │ │ + 0x00009fd8 42756666 65727300 616c536f 75726365 Buffers.alSource │ │ │ │ + 0x00009fe8 51756575 65427566 66657273 00616c4c QueueBuffers.alL │ │ │ │ + 0x00009ff8 69737465 6e657266 00616c63 47657443 istenerf.alcGetC │ │ │ │ + 0x0000a008 75727265 6e74436f 6e746578 7400616c urrentContext.al │ │ │ │ + 0x0000a018 4c697374 656e6572 66760061 6c47656e Listenerfv.alGen │ │ │ │ + 0x0000a028 536f7572 63657300 616c4765 74536f75 Sources.alGetSou │ │ │ │ + 0x0000a038 72636569 00616c53 6f757263 65506175 rcei.alSourcePau │ │ │ │ + 0x0000a048 73657600 616c6347 6574496e 74656765 sev.alcGetIntege │ │ │ │ + 0x0000a058 72760061 6c427566 66657244 61746100 rv.alBufferData. │ │ │ │ + 0x0000a068 616c6347 65744572 726f7200 616c6343 alcGetError.alcC │ │ │ │ + 0x0000a078 6c6f7365 44657669 63650067 5f6f626a loseDevice.g_obj │ │ │ │ + 0x0000a088 6563745f 72656600 67646b5f 73637265 ect_ref.gdk_scre │ │ │ │ + 0x0000a098 656e5f67 65745f77 69647468 00675f6f en_get_width.g_o │ │ │ │ + 0x0000a0a8 626a6563 745f7365 745f6461 74615f66 bject_set_data_f │ │ │ │ + 0x0000a0b8 756c6c00 675f7369 676e616c 5f68616e ull.g_signal_han │ │ │ │ + 0x0000a0c8 646c6572 5f626c6f 636b0067 5f736c69 dler_block.g_sli │ │ │ │ + 0x0000a0d8 73745f70 72657065 6e640067 5f737472 st_prepend.g_str │ │ │ │ + 0x0000a0e8 5f657175 616c0067 646b5f70 69786275 _equal.gdk_pixbu │ │ │ │ + 0x0000a0f8 665f6765 745f636f 6c6f7273 70616365 f_get_colorspace │ │ │ │ + 0x0000a108 00675f73 69676e61 6c5f6861 6e646c65 .g_signal_handle │ │ │ │ + 0x0000a118 72735f62 6c6f636b 5f6d6174 63686564 rs_block_matched │ │ │ │ + 0x0000a128 00675f68 6173685f 7461626c 655f6e65 .g_hash_table_ne │ │ │ │ + 0x0000a138 775f6675 6c6c0067 5f737472 64757000 w_full.g_strdup. │ │ │ │ + 0x0000a148 675f6861 73685f74 61626c65 5f696e73 g_hash_table_ins │ │ │ │ + 0x0000a158 65727400 675f7574 66385f73 6b697000 ert.g_utf8_skip. │ │ │ │ + 0x0000a168 675f7374 72647570 5f707269 6e746600 g_strdup_printf. │ │ │ │ + 0x0000a178 675f6d61 6c6c6f63 0067646b 5f706978 g_malloc.gdk_pix │ │ │ │ + 0x0000a188 6275665f 6e65775f 66726f6d 5f696e6c buf_new_from_inl │ │ │ │ + 0x0000a198 696e6500 67646b5f 70697862 75665f67 ine.gdk_pixbuf_g │ │ │ │ + 0x0000a1a8 65745f68 65696768 74006764 6b5f7069 et_height.gdk_pi │ │ │ │ + 0x0000a1b8 78627566 5f676574 5f626974 735f7065 xbuf_get_bits_pe │ │ │ │ + 0x0000a1c8 725f7361 6d706c65 0067646b 5f706978 r_sample.gdk_pix │ │ │ │ + 0x0000a1d8 6275665f 6765745f 77696474 68006764 buf_get_width.gd │ │ │ │ + 0x0000a1e8 6b5f6469 73706c61 795f6765 745f6465 k_display_get_de │ │ │ │ + 0x0000a1f8 6661756c 7400675f 7369676e 616c5f63 fault.g_signal_c │ │ │ │ + 0x0000a208 6f6e6e65 63745f64 61746100 675f6861 onnect_data.g_ha │ │ │ │ + 0x0000a218 73685f74 61626c65 5f6c6f6f 6b757000 sh_table_lookup. │ │ │ │ + 0x0000a228 675f7574 66385f70 7265765f 63686172 g_utf8_prev_char │ │ │ │ + 0x0000a238 00675f66 696c656e 616d655f 66726f6d .g_filename_from │ │ │ │ + 0x0000a248 5f757466 3800675f 7374725f 68617368 _utf8.g_str_hash │ │ │ │ + 0x0000a258 00675f66 72656500 675f7369 676e616c .g_free.g_signal │ │ │ │ + 0x0000a268 5f68616e 646c6572 735f756e 626c6f63 _handlers_unbloc │ │ │ │ + 0x0000a278 6b5f6d61 74636865 64006764 6b5f7069 k_matched.gdk_pi │ │ │ │ + 0x0000a288 786d6170 5f637265 6174655f 66726f6d xmap_create_from │ │ │ │ + 0x0000a298 5f78706d 5f640067 5f747970 655f6368 _xpm_d.g_type_ch │ │ │ │ + 0x0000a2a8 65636b5f 696e7374 616e6365 5f69735f eck_instance_is_ │ │ │ │ + 0x0000a2b8 61006764 6b5f7069 78627566 5f72656e a.gdk_pixbuf_ren │ │ │ │ + 0x0000a2c8 6465725f 7069786d 61705f61 6e645f6d der_pixmap_and_m │ │ │ │ + 0x0000a2d8 61736b5f 666f725f 636f6c6f 726d6170 ask_for_colormap │ │ │ │ + 0x0000a2e8 00675f73 7472636f 6e636174 00675f73 .g_strconcat.g_s │ │ │ │ + 0x0000a2f8 6c697374 5f666f72 65616368 00675f73 list_foreach.g_s │ │ │ │ + 0x0000a308 6c697374 5f66696e 645f6375 73746f6d list_find_custom │ │ │ │ + 0x0000a318 00675f73 69676e61 6c5f6861 6e646c65 .g_signal_handle │ │ │ │ + 0x0000a328 725f756e 626c6f63 6b00675f 68617368 r_unblock.g_hash │ │ │ │ + 0x0000a338 5f746162 6c655f64 65737472 6f790067 _table_destroy.g │ │ │ │ + 0x0000a348 646b5f70 69786275 665f6765 745f7069 dk_pixbuf_get_pi │ │ │ │ + 0x0000a358 78656c73 00675f73 6c697374 5f617070 xels.g_slist_app │ │ │ │ + 0x0000a368 656e6400 675f7574 66385f76 616c6964 end.g_utf8_valid │ │ │ │ + 0x0000a378 61746500 675f736c 6973745f 696e7365 ate.g_slist_inse │ │ │ │ + 0x0000a388 72740067 646b5f78 31315f64 6973706c rt.gdk_x11_displ │ │ │ │ + 0x0000a398 61795f67 65745f78 64697370 6c617900 ay_get_xdisplay. │ │ │ │ + 0x0000a3a8 67646b5f 7831315f 64726177 61626c65 gdk_x11_drawable │ │ │ │ + 0x0000a3b8 5f676574 5f786964 00675f73 6c697374 _get_xid.g_slist │ │ │ │ + 0x0000a3c8 5f667265 65006774 6b5f6275 74746f6e _free.gtk_button │ │ │ │ + 0x0000a3d8 5f736574 5f696d61 67650067 746b5f63 _set_image.gtk_c │ │ │ │ + 0x0000a3e8 74726565 5f736f72 745f6e6f 64650067 tree_sort_node.g │ │ │ │ + 0x0000a3f8 746b5f6d 61696e5f 69746572 6174696f tk_main_iteratio │ │ │ │ + 0x0000a408 6e006774 6b5f696e 69740067 746b5f68 n.gtk_init.gtk_h │ │ │ │ + 0x0000a418 7363616c 655f6e65 77006774 6b5f626f scale_new.gtk_bo │ │ │ │ + 0x0000a428 785f7061 636b5f73 74617274 0067746b x_pack_start.gtk │ │ │ │ + 0x0000a438 5f746578 745f7669 65775f6e 65770067 _text_view_new.g │ │ │ │ + 0x0000a448 746b5f63 6c697374 5f746861 77006774 tk_clist_thaw.gt │ │ │ │ + 0x0000a458 6b5f7363 726f6c6c 65645f77 696e646f k_scrolled_windo │ │ │ │ + 0x0000a468 775f6e65 77006774 6b5f7769 64676574 w_new.gtk_widget │ │ │ │ + 0x0000a478 5f676574 5f736372 65656e00 67746b5f _get_screen.gtk_ │ │ │ │ + 0x0000a488 62757474 6f6e5f62 6f785f73 65745f6c button_box_set_l │ │ │ │ + 0x0000a498 61796f75 74006774 6b5f6374 7265655f ayout.gtk_ctree_ │ │ │ │ + 0x0000a4a8 7365745f 6c696e65 5f737479 6c650067 set_line_style.g │ │ │ │ + 0x0000a4b8 746b5f63 6c697374 5f667265 657a6500 tk_clist_freeze. │ │ │ │ + 0x0000a4c8 67746b5f 77696e64 6f775f6d 6f766500 gtk_window_move. │ │ │ │ + 0x0000a4d8 67746b5f 65646974 61626c65 5f736574 gtk_editable_set │ │ │ │ + 0x0000a4e8 5f656469 7461626c 65006774 6b5f7769 _editable.gtk_wi │ │ │ │ + 0x0000a4f8 64676574 5f736574 5f73656e 73697469 dget_set_sensiti │ │ │ │ + 0x0000a508 76650067 746b5f6d 656e755f 6974656d ve.gtk_menu_item │ │ │ │ + 0x0000a518 5f6e6577 0067746b 5f636c69 73745f73 _new.gtk_clist_s │ │ │ │ + 0x0000a528 65745f63 6f6c756d 6e5f6175 746f5f72 et_column_auto_r │ │ │ │ + 0x0000a538 6573697a 65006774 6b5f6c61 62656c5f esize.gtk_label_ │ │ │ │ + 0x0000a548 7365745f 6a757374 69667900 67746b5f set_justify.gtk_ │ │ │ │ + 0x0000a558 6e6f7465 626f6f6b 5f676574 5f6e7468 notebook_get_nth │ │ │ │ + 0x0000a568 5f706167 65006774 6b5f7769 6e646f77 _page.gtk_window │ │ │ │ + 0x0000a578 5f6e6577 0067746b 5f627574 746f6e5f _new.gtk_button_ │ │ │ │ + 0x0000a588 6e65775f 77697468 5f6c6162 656c0067 new_with_label.g │ │ │ │ + 0x0000a598 746b5f61 646a7573 746d656e 745f7661 tk_adjustment_va │ │ │ │ + 0x0000a5a8 6c75655f 6368616e 67656400 67746b5f lue_changed.gtk_ │ │ │ │ + 0x0000a5b8 6e6f7465 626f6f6b 5f676574 5f637572 notebook_get_cur │ │ │ │ + 0x0000a5c8 72656e74 5f706167 65006774 6b5f7461 rent_page.gtk_ta │ │ │ │ + 0x0000a5d8 626c655f 61747461 63680067 746b5f72 ble_attach.gtk_r │ │ │ │ + 0x0000a5e8 6164696f 5f627574 746f6e5f 6e65775f adio_button_new_ │ │ │ │ + 0x0000a5f8 77697468 5f6c6162 656c0067 746b5f73 with_label.gtk_s │ │ │ │ + 0x0000a608 70696e5f 62757474 6f6e5f73 65745f6e pin_button_set_n │ │ │ │ + 0x0000a618 756d6572 69630067 746b5f73 63616c65 umeric.gtk_scale │ │ │ │ + 0x0000a628 5f676574 5f646967 69747300 67746b5f _get_digits.gtk_ │ │ │ │ + 0x0000a638 77696467 65745f67 65745f73 74796c65 widget_get_style │ │ │ │ + 0x0000a648 0067746b 5f636c69 73745f73 65745f70 .gtk_clist_set_p │ │ │ │ + 0x0000a658 69786d61 70006774 6b5f656e 7472795f ixmap.gtk_entry_ │ │ │ │ + 0x0000a668 7365745f 74657874 0067746b 5f77696e set_text.gtk_win │ │ │ │ + 0x0000a678 646f775f 7365745f 6d6f6461 6c006774 dow_set_modal.gt │ │ │ │ + 0x0000a688 6b5f7673 63616c65 5f6e6577 0067746b k_vscale_new.gtk │ │ │ │ + 0x0000a698 5f6c6973 745f7374 6f72655f 636c6561 _list_store_clea │ │ │ │ + 0x0000a6a8 72006774 6b5f636c 6973745f 7365745f r.gtk_clist_set_ │ │ │ │ + 0x0000a6b8 726f775f 64617461 5f66756c 6c006774 row_data_full.gt │ │ │ │ + 0x0000a6c8 6b5f636c 6973745f 636f6c75 6d6e5f74 k_clist_column_t │ │ │ │ + 0x0000a6d8 69746c65 735f6869 64650067 746b5f63 itles_hide.gtk_c │ │ │ │ + 0x0000a6e8 6f6d626f 5f626f78 5f746578 745f6e65 ombo_box_text_ne │ │ │ │ + 0x0000a6f8 775f7769 74685f65 6e747279 0067746b w_with_entry.gtk │ │ │ │ + 0x0000a708 5f736372 6f6c6c65 645f7769 6e646f77 _scrolled_window │ │ │ │ + 0x0000a718 5f676574 5f747970 65006774 6b5f6164 _get_type.gtk_ad │ │ │ │ + 0x0000a728 6a757374 6d656e74 5f736574 5f757070 justment_set_upp │ │ │ │ + 0x0000a738 65720067 746b5f6e 6f746562 6f6f6b5f er.gtk_notebook_ │ │ │ │ + 0x0000a748 6e657700 67746b5f 77696e64 6f775f61 new.gtk_window_a │ │ │ │ + 0x0000a758 64645f61 6363656c 5f67726f 75700067 dd_accel_group.g │ │ │ │ + 0x0000a768 746b5f65 6e747279 5f6e6577 0067746b tk_entry_new.gtk │ │ │ │ + 0x0000a778 5f69636f 6e5f7468 656d655f 6765745f _icon_theme_get_ │ │ │ │ + 0x0000a788 64656661 756c7400 67746b5f 63747265 default.gtk_ctre │ │ │ │ + 0x0000a798 655f7265 6d6f7665 5f6e6f64 65006774 e_remove_node.gt │ │ │ │ + 0x0000a7a8 6b5f7769 6e646f77 5f736574 5f776d63 k_window_set_wmc │ │ │ │ + 0x0000a7b8 6c617373 0067746b 5f77696e 646f775f lass.gtk_window_ │ │ │ │ + 0x0000a7c8 7365745f 72657369 7a61626c 65006774 set_resizable.gt │ │ │ │ + 0x0000a7d8 6b5f636c 6973745f 7365745f 73686164 k_clist_set_shad │ │ │ │ + 0x0000a7e8 6f775f74 79706500 67746b5f 7363616c ow_type.gtk_scal │ │ │ │ + 0x0000a7f8 655f7365 745f6469 67697473 0067746b e_set_digits.gtk │ │ │ │ + 0x0000a808 5f637472 65655f6e 6f64655f 7365745f _ctree_node_set_ │ │ │ │ + 0x0000a818 726f775f 64617461 5f66756c 6c006774 row_data_full.gt │ │ │ │ + 0x0000a828 6b5f7461 626c655f 7365745f 726f775f k_table_set_row_ │ │ │ │ + 0x0000a838 73706163 696e6773 0067746b 5f6c6162 spacings.gtk_lab │ │ │ │ + 0x0000a848 656c5f73 65745f74 65787400 67746b5f el_set_text.gtk_ │ │ │ │ + 0x0000a858 696d6167 655f6e65 775f6672 6f6d5f70 image_new_from_p │ │ │ │ + 0x0000a868 69786275 66006774 6b5f7465 78745f76 ixbuf.gtk_text_v │ │ │ │ + 0x0000a878 6965775f 7365745f 63757273 6f725f76 iew_set_cursor_v │ │ │ │ + 0x0000a888 69736962 6c650067 746b5f6d 6973635f isible.gtk_misc_ │ │ │ │ + 0x0000a898 7365745f 616c6967 6e6d656e 74006774 set_alignment.gt │ │ │ │ + 0x0000a8a8 6b5f636c 6973745f 72656d6f 76650067 k_clist_remove.g │ │ │ │ + 0x0000a8b8 746b5f73 63616c65 5f736574 5f76616c tk_scale_set_val │ │ │ │ + 0x0000a8c8 75655f70 6f730067 746b5f62 7574746f ue_pos.gtk_butto │ │ │ │ + 0x0000a8d8 6e5f636c 69636b65 64006774 6b5f7465 n_clicked.gtk_te │ │ │ │ + 0x0000a8e8 78745f62 75666665 725f6765 745f6974 xt_buffer_get_it │ │ │ │ + 0x0000a8f8 65725f61 745f6f66 66736574 0067746b er_at_offset.gtk │ │ │ │ + 0x0000a908 5f737069 6e5f6275 74746f6e 5f736574 _spin_button_set │ │ │ │ + 0x0000a918 5f76616c 75650067 746b5f69 636f6e5f _value.gtk_icon_ │ │ │ │ + 0x0000a928 7468656d 655f6c6f 61645f69 636f6e00 theme_load_icon. │ │ │ │ + 0x0000a938 67746b5f 7461626c 655f6e65 77006774 gtk_table_new.gt │ │ │ │ + 0x0000a948 6b5f6672 616d655f 6e657700 67746b5f k_frame_new.gtk_ │ │ │ │ + 0x0000a958 77696467 65745f61 64645f61 6363656c widget_add_accel │ │ │ │ + 0x0000a968 65726174 6f720067 746b5f77 696e646f erator.gtk_windo │ │ │ │ + 0x0000a978 775f7365 745f7469 746c6500 67746b5f w_set_title.gtk_ │ │ │ │ + 0x0000a988 63686563 6b5f6275 74746f6e 5f6e6577 check_button_new │ │ │ │ + 0x0000a998 5f776974 685f6c61 62656c00 67746b5f _with_label.gtk_ │ │ │ │ + 0x0000a9a8 63747265 655f6578 70616e64 0067746b ctree_expand.gtk │ │ │ │ + 0x0000a9b8 5f636c69 73745f73 656c6563 745f726f _clist_select_ro │ │ │ │ + 0x0000a9c8 77006774 6b5f636f 6e746169 6e65725f w.gtk_container_ │ │ │ │ + 0x0000a9d8 61646400 67746b5f 61646a75 73746d65 add.gtk_adjustme │ │ │ │ + 0x0000a9e8 6e745f6e 65770067 746b5f61 6363656c nt_new.gtk_accel │ │ │ │ + 0x0000a9f8 5f67726f 75705f6e 65770067 746b5f77 _group_new.gtk_w │ │ │ │ + 0x0000aa08 69646765 745f6765 745f7365 6e736974 idget_get_sensit │ │ │ │ + 0x0000aa18 69766500 67746b5f 76626f78 5f6e6577 ive.gtk_vbox_new │ │ │ │ + 0x0000aa28 0067746b 5f636c69 73745f73 65745f63 .gtk_clist_set_c │ │ │ │ + 0x0000aa38 6f6c756d 6e5f7769 64746800 67746b5f olumn_width.gtk_ │ │ │ │ + 0x0000aa48 6c616265 6c5f6e65 77006774 6b5f6e6f label_new.gtk_no │ │ │ │ + 0x0000aa58 7465626f 6f6b5f73 65745f74 61625f6c tebook_set_tab_l │ │ │ │ + 0x0000aa68 6162656c 0067746b 5f636c69 73745f73 abel.gtk_clist_s │ │ │ │ + 0x0000aa78 65745f72 6f775f68 65696768 74006774 et_row_height.gt │ │ │ │ + 0x0000aa88 6b5f636c 6973745f 61707065 6e640067 k_clist_append.g │ │ │ │ + 0x0000aa98 746b5f62 696e5f67 65745f63 68696c64 tk_bin_get_child │ │ │ │ + 0x0000aaa8 0067746b 5f746162 6c655f73 65745f63 .gtk_table_set_c │ │ │ │ + 0x0000aab8 6f6c5f73 70616369 6e677300 67746b5f ol_spacings.gtk_ │ │ │ │ + 0x0000aac8 636c6973 745f636f 6c756d6e 5f746974 clist_column_tit │ │ │ │ + 0x0000aad8 6c65735f 73686f77 0067746b 5f637472 les_show.gtk_ctr │ │ │ │ + 0x0000aae8 65655f69 6e736572 745f6e6f 64650067 ee_insert_node.g │ │ │ │ + 0x0000aaf8 746b5f63 74726565 5f6e6577 0067746b tk_ctree_new.gtk │ │ │ │ + 0x0000ab08 5f61646a 7573746d 656e745f 7365745f _adjustment_set_ │ │ │ │ + 0x0000ab18 76616c75 65006774 6b5f6374 7265655f value.gtk_ctree_ │ │ │ │ + 0x0000ab28 73656c65 63740067 746b5f73 70696e5f select.gtk_spin_ │ │ │ │ + 0x0000ab38 62757474 6f6e5f6e 65770067 746b5f74 button_new.gtk_t │ │ │ │ + 0x0000ab48 6578745f 76696577 5f676574 5f627566 ext_view_get_buf │ │ │ │ + 0x0000ab58 66657200 67746b5f 77696467 65745f67 fer.gtk_widget_g │ │ │ │ + 0x0000ab68 7261625f 666f6375 73006774 6b5f626f rab_focus.gtk_bo │ │ │ │ + 0x0000ab78 785f7365 745f7370 6163696e 67006774 x_set_spacing.gt │ │ │ │ + 0x0000ab88 6b5f6672 616d655f 7365745f 73686164 k_frame_set_shad │ │ │ │ + 0x0000ab98 6f775f74 79706500 67746b5f 746f6767 ow_type.gtk_togg │ │ │ │ + 0x0000aba8 6c655f62 7574746f 6e5f6765 745f6163 le_button_get_ac │ │ │ │ + 0x0000abb8 74697665 0067746b 5f746578 745f7669 tive.gtk_text_vi │ │ │ │ + 0x0000abc8 65775f73 65745f65 64697461 626c6500 ew_set_editable. │ │ │ │ + 0x0000abd8 67746b5f 636c6973 745f6765 745f7465 gtk_clist_get_te │ │ │ │ + 0x0000abe8 78740067 746b5f63 6865636b 5f6d656e xt.gtk_check_men │ │ │ │ + 0x0000abf8 755f6974 656d5f73 65745f61 63746976 u_item_set_activ │ │ │ │ + 0x0000ac08 65006774 6b5f6d65 6e755f73 68656c6c e.gtk_menu_shell │ │ │ │ + 0x0000ac18 5f617070 656e6400 67746b5f 636c6973 _append.gtk_clis │ │ │ │ + 0x0000ac28 745f736f 72740067 746b5f6d 61696e5f t_sort.gtk_main_ │ │ │ │ + 0x0000ac38 69746572 6174696f 6e5f646f 0067746b iteration_do.gtk │ │ │ │ + 0x0000ac48 5f636f6d 626f5f62 6f785f67 65745f6d _combo_box_get_m │ │ │ │ + 0x0000ac58 6f64656c 0067746b 5f636c69 73745f6e odel.gtk_clist_n │ │ │ │ + 0x0000ac68 65770067 746b5f77 69646765 745f7368 ew.gtk_widget_sh │ │ │ │ + 0x0000ac78 6f775f61 6c6c0067 746b5f77 69646765 ow_all.gtk_widge │ │ │ │ + 0x0000ac88 745f6869 64650067 746b5f63 6f6d626f t_hide.gtk_combo │ │ │ │ + 0x0000ac98 5f626f78 5f736574 5f616374 69766500 _box_set_active. │ │ │ │ + 0x0000aca8 67746b5f 63747265 655f6e6f 64655f67 gtk_ctree_node_g │ │ │ │ + 0x0000acb8 65745f72 6f775f64 61746100 67746b5f et_row_data.gtk_ │ │ │ │ + 0x0000acc8 636c6973 745f7365 745f636f 6c756d6e clist_set_column │ │ │ │ + 0x0000acd8 5f776964 67657400 67746b5f 77696e64 _widget.gtk_wind │ │ │ │ + 0x0000ace8 6f775f73 65745f70 6f736974 696f6e00 ow_set_position. │ │ │ │ + 0x0000acf8 67746b5f 6c616265 6c5f7365 745f6c69 gtk_label_set_li │ │ │ │ + 0x0000ad08 6e655f77 72617000 67746b5f 76736570 ne_wrap.gtk_vsep │ │ │ │ + 0x0000ad18 61726174 6f725f6e 65770067 746b5f68 arator_new.gtk_h │ │ │ │ + 0x0000ad28 62757474 6f6e5f62 6f785f6e 65770067 button_box_new.g │ │ │ │ + 0x0000ad38 746b5f6d 6973635f 7365745f 70616464 tk_misc_set_padd │ │ │ │ + 0x0000ad48 696e6700 67746b5f 7363616c 655f7365 ing.gtk_scale_se │ │ │ │ + 0x0000ad58 745f6472 61775f76 616c7565 0067746b t_draw_value.gtk │ │ │ │ + 0x0000ad68 5f737069 6e5f6275 74746f6e 5f676574 _spin_button_get │ │ │ │ + 0x0000ad78 5f76616c 75655f61 735f696e 74006774 _value_as_int.gt │ │ │ │ + 0x0000ad88 6b5f7363 726f6c6c 65645f77 696e646f k_scrolled_windo │ │ │ │ + 0x0000ad98 775f7365 745f706f 6c696379 0067746b w_set_policy.gtk │ │ │ │ + 0x0000ada8 5f776964 6765745f 64657374 726f7965 _widget_destroye │ │ │ │ + 0x0000adb8 64006774 6b5f656e 7472795f 6765745f d.gtk_entry_get_ │ │ │ │ + 0x0000adc8 74657874 0067746b 5f746f67 676c655f text.gtk_toggle_ │ │ │ │ + 0x0000add8 62757474 6f6e5f73 65745f61 63746976 button_set_activ │ │ │ │ + 0x0000ade8 65006774 6b5f6374 7265655f 66696e64 e.gtk_ctree_find │ │ │ │ + 0x0000adf8 5f62795f 726f775f 64617461 0067746b _by_row_data.gtk │ │ │ │ + 0x0000ae08 5f636c69 73745f67 65745f72 6f775f64 _clist_get_row_d │ │ │ │ + 0x0000ae18 61746100 67746b5f 63747265 655f6669 ata.gtk_ctree_fi │ │ │ │ + 0x0000ae28 6e645f62 795f726f 775f6461 74615f63 nd_by_row_data_c │ │ │ │ + 0x0000ae38 7573746f 6d006774 6b5f6275 74746f6e ustom.gtk_button │ │ │ │ + 0x0000ae48 5f626f78 5f736574 5f636869 6c645f73 _box_set_child_s │ │ │ │ + 0x0000ae58 697a6500 67746b5f 6d656e75 5f697465 ize.gtk_menu_ite │ │ │ │ + 0x0000ae68 6d5f7365 745f7375 626d656e 75006774 m_set_submenu.gt │ │ │ │ + 0x0000ae78 6b5f6d65 6e755f69 74656d5f 7365745f k_menu_item_set_ │ │ │ │ + 0x0000ae88 72696768 745f6a75 73746966 69656400 right_justified. │ │ │ │ + 0x0000ae98 67746b5f 74657874 5f627566 6665725f gtk_text_buffer_ │ │ │ │ + 0x0000aea8 696e7365 72740067 746b5f63 6c697374 insert.gtk_clist │ │ │ │ + 0x0000aeb8 5f636c65 61720067 746b5f63 6865636b _clear.gtk_check │ │ │ │ + 0x0000aec8 5f6d656e 755f6974 656d5f6e 65770067 _menu_item_new.g │ │ │ │ + 0x0000aed8 746b5f77 69646765 745f6765 745f7769 tk_widget_get_wi │ │ │ │ + 0x0000aee8 6e646f77 0067746b 5f636c69 73745f73 ndow.gtk_clist_s │ │ │ │ + 0x0000aef8 65745f73 656c6563 74696f6e 5f6d6f64 et_selection_mod │ │ │ │ + 0x0000af08 65006774 6b5f7769 64676574 5f73686f e.gtk_widget_sho │ │ │ │ + 0x0000af18 77006774 6b5f7769 64676574 5f726561 w.gtk_widget_rea │ │ │ │ + 0x0000af28 6c697a65 0067746b 5f776964 6765745f lize.gtk_widget_ │ │ │ │ + 0x0000af38 7365745f 73697a65 5f726571 75657374 set_size_request │ │ │ │ + 0x0000af48 0067746b 5f77696e 646f775f 7365745f .gtk_window_set_ │ │ │ │ + 0x0000af58 67656f6d 65747279 5f68696e 74730067 geometry_hints.g │ │ │ │ + 0x0000af68 746b5f6e 6f746562 6f6f6b5f 7365745f tk_notebook_set_ │ │ │ │ + 0x0000af78 63757272 656e745f 70616765 0067746b current_page.gtk │ │ │ │ + 0x0000af88 5f636f6d 626f5f62 6f785f74 6578745f _combo_box_text_ │ │ │ │ + 0x0000af98 61707065 6e645f74 65787400 67746b5f append_text.gtk_ │ │ │ │ + 0x0000afa8 636c6973 745f6765 745f7365 6c656374 clist_get_select │ │ │ │ + 0x0000afb8 696f6e5f 696e666f 0067746b 5f6d656e ion_info.gtk_men │ │ │ │ + 0x0000afc8 755f6e65 77006774 6b5f7261 64696f5f u_new.gtk_radio_ │ │ │ │ + 0x0000afd8 62757474 6f6e5f67 65745f67 726f7570 button_get_group │ │ │ │ + 0x0000afe8 0067746b 5f637472 65655f6e 6f64655f .gtk_ctree_node_ │ │ │ │ + 0x0000aff8 6e746800 67746b5f 68626f78 5f6e6577 nth.gtk_hbox_new │ │ │ │ + 0x0000b008 0067746b 5f636c69 73745f63 6f6c756d .gtk_clist_colum │ │ │ │ + 0x0000b018 6e5f7469 746c655f 70617373 69766500 n_title_passive. │ │ │ │ + 0x0000b028 67746b5f 61646a75 73746d65 6e745f67 gtk_adjustment_g │ │ │ │ + 0x0000b038 65745f76 616c7565 0067746b 5f636f6e et_value.gtk_con │ │ │ │ + 0x0000b048 7461696e 65725f73 65745f62 6f726465 tainer_set_borde │ │ │ │ + 0x0000b058 725f7769 64746800 67746b5f 64697361 r_width.gtk_disa │ │ │ │ + 0x0000b068 626c655f 7365746c 6f63616c 65006774 ble_setlocale.gt │ │ │ │ + 0x0000b078 6b5f636f 6d626f5f 626f785f 6765745f k_combo_box_get_ │ │ │ │ + 0x0000b088 74797065 0067746b 5f627574 746f6e5f type.gtk_button_ │ │ │ │ + 0x0000b098 6e657700 67746b5f 77696467 65745f64 new.gtk_widget_d │ │ │ │ + 0x0000b0a8 65737472 6f790067 746b5f65 76656e74 estroy.gtk_event │ │ │ │ + 0x0000b0b8 735f7065 6e64696e 67006774 6b5f6374 s_pending.gtk_ct │ │ │ │ + 0x0000b0c8 7265655f 6765745f 6e6f6465 5f696e66 ree_get_node_inf │ │ │ │ + 0x0000b0d8 6f006774 6b5f6d65 6e755f70 6f707570 o.gtk_menu_popup │ │ │ │ + 0x0000b0e8 0067746b 5f636c69 73745f67 65745f74 .gtk_clist_get_t │ │ │ │ + 0x0000b0f8 79706500 67746b5f 77696e64 6f775f67 ype.gtk_window_g │ │ │ │ + 0x0000b108 65745f70 6f736974 696f6e00 67746b5f et_position.gtk_ │ │ │ │ + 0x0000b118 68736570 61726174 6f725f6e 65770067 hseparator_new.g │ │ │ │ + 0x0000b128 646b5f70 69786275 665f6765 745f6e5f dk_pixbuf_get_n_ │ │ │ │ + 0x0000b138 6368616e 6e656c73 0067646b 5f706978 channels.gdk_pix │ │ │ │ + 0x0000b148 6d61705f 636f6c6f 726d6170 5f637265 map_colormap_cre │ │ │ │ + 0x0000b158 6174655f 66726f6d 5f78706d 5f640067 ate_from_xpm_d.g │ │ │ │ + 0x0000b168 646b5f63 6f6c6f72 6d61705f 6765745f dk_colormap_get_ │ │ │ │ + 0x0000b178 73797374 656d0067 5f66696c 656e616d system.g_filenam │ │ │ │ + 0x0000b188 655f6469 73706c61 795f6e61 6d65006c e_display_name.l │ │ │ │ + 0x0000b198 6972635f 696e6974 006c6972 635f636f irc_init.lirc_co │ │ │ │ + 0x0000b1a8 64653263 68617200 6c697263 5f646569 de2char.lirc_dei │ │ │ │ + 0x0000b1b8 6e697400 6c697263 5f667265 65636f6e nit.lirc_freecon │ │ │ │ + 0x0000b1c8 66696700 6c697263 5f726561 64636f6e fig.lirc_readcon │ │ │ │ + 0x0000b1d8 66696700 6c697263 5f6e6578 74636f64 fig.lirc_nextcod │ │ │ │ + 0x0000b1e8 65006667 65746300 6d656d63 63707900 e.fgetc.memccpy. │ │ │ │ + 0x0000b1f8 6e6c5f6c 616e6769 6e666f00 66676574 nl_langinfo.fget │ │ │ │ + 0x0000b208 73005f5f 73657473 6f636b6f 70743634 s.__setsockopt64 │ │ │ │ + 0x0000b218 00737472 63707900 67657468 6f73746e .strcpy.gethostn │ │ │ │ + 0x0000b228 616d6500 5f5f636c 6f636b5f 67657474 ame.__clock_gett │ │ │ │ + 0x0000b238 696d6536 3400736e 7072696e 74660069 ime64.snprintf.i │ │ │ │ + 0x0000b248 636f6e76 5f6f7065 6e00666f 70656e36 conv_open.fopen6 │ │ │ │ + 0x0000b258 34007065 72726f72 005f7365 746a6d70 4.perror._setjmp │ │ │ │ + 0x0000b268 00756e67 65746300 7374726e 63707900 .ungetc.strncpy. │ │ │ │ + 0x0000b278 5f5f7365 6c656374 36340073 686d6174 __select64.shmat │ │ │ │ + 0x0000b288 00737472 636f6c6c 005f5f73 74726370 .strcoll.__strcp │ │ │ │ + 0x0000b298 795f6368 6b005f5f 67657474 696d656f y_chk.__gettimeo │ │ │ │ + 0x0000b2a8 66646179 3634005f 5f667374 61743634 fday64.__fstat64 │ │ │ │ + 0x0000b2b8 5f74696d 65363400 64636765 74746578 _time64.dcgettex │ │ │ │ + 0x0000b2c8 74005f5f 63747970 655f746f 75707065 t.__ctype_touppe │ │ │ │ + 0x0000b2d8 725f6c6f 63005f5f 73746163 6b5f6368 r_loc.__stack_ch │ │ │ │ + 0x0000b2e8 6b5f6661 696c005f 5f707269 6e74665f k_fail.__printf_ │ │ │ │ + 0x0000b2f8 63686b00 66726561 64006368 64697200 chk.fread.chdir. │ │ │ │ + 0x0000b308 6c736565 6b363400 69636f6e 76006672 lseek64.iconv.fr │ │ │ │ + 0x0000b318 656f7065 6e363400 5f5f676c 6f626672 eopen64.__globfr │ │ │ │ + 0x0000b328 65653634 5f74696d 65363400 5f5f6664 ee64_time64.__fd │ │ │ │ + 0x0000b338 656c745f 63686b00 6d73796e 63005f5f elt_chk.msync.__ │ │ │ │ + 0x0000b348 61737365 72745f66 61696c00 5f5f6973 assert_fail.__is │ │ │ │ + 0x0000b358 6f633939 5f767373 63616e66 00726561 oc99_vsscanf.rea │ │ │ │ + 0x0000b368 64646972 36340073 6574656e 76007368 ddir64.setenv.sh │ │ │ │ + 0x0000b378 6d647400 69636f6e 765f636c 6f736500 mdt.iconv_close. │ │ │ │ + 0x0000b388 646c636c 6f736500 73696761 6374696f dlclose.sigactio │ │ │ │ + 0x0000b398 6e005f5f 6c6f6e67 6a6d705f 63686b00 n.__longjmp_chk. │ │ │ │ + 0x0000b3a8 6765745f 63757272 656e745f 6469725f get_current_dir_ │ │ │ │ + 0x0000b3b8 6e616d65 00636c6f 73656469 72006269 name.closedir.bi │ │ │ │ + 0x0000b3c8 6e640073 74727370 6e007365 74756964 nd.strspn.setuid │ │ │ │ + 0x0000b3d8 00737472 72636872 006d756e 6d617000 .strrchr.munmap. │ │ │ │ + 0x0000b3e8 66666c75 7368006d 656d6d6f 7665006d fflush.memmove.m │ │ │ │ + 0x0000b3f8 6d617036 34007374 72746f64 00737472 map64.strtod.str │ │ │ │ + 0x0000b408 746f6600 73747274 6f6b0070 6f6c6c00 tof.strtok.poll. │ │ │ │ + 0x0000b418 73747274 6f6c0073 6f636b65 74006372 strtol.socket.cr │ │ │ │ + 0x0000b428 65617436 3400666f 726b0072 65637666 eat64.fork.recvf │ │ │ │ + 0x0000b438 726f6d00 67657468 6f737462 796e616d rom.gethostbynam │ │ │ │ + 0x0000b448 65320073 74726c65 6e005f5f 6374696d e2.strlen.__ctim │ │ │ │ + 0x0000b458 65363400 67657470 70696400 70746872 e64.getppid.pthr │ │ │ │ + 0x0000b468 6561645f 6a6f696e 005f5f63 74797065 ead_join.__ctype │ │ │ │ + 0x0000b478 5f625f6c 6f630075 736c6565 70005f5f _b_loc.usleep.__ │ │ │ │ + 0x0000b488 6d656d63 70795f63 686b0073 74727374 memcpy_chk.strst │ │ │ │ + 0x0000b498 72005f5f 76737072 696e7466 5f63686b r.__vsprintf_chk │ │ │ │ + 0x0000b4a8 0062696e 645f7465 7874646f 6d61696e .bind_textdomain │ │ │ │ + 0x0000b4b8 5f636f64 65736574 005f5f67 6c6f6236 _codeset.__glob6 │ │ │ │ + 0x0000b4c8 345f7469 6d653634 0073656e 64007074 4_time64.send.pt │ │ │ │ + 0x0000b4d8 68726561 645f6d75 7465785f 64657374 hread_mutex_dest │ │ │ │ + 0x0000b4e8 726f7900 5f5f7374 726e6370 795f6368 roy.__strncpy_ch │ │ │ │ + 0x0000b4f8 6b006765 74686f73 7462796e 616d6500 k.gethostbyname. │ │ │ │ + 0x0000b508 6d6b6469 72006665 6f66005f 5f76736e mkdir.feof.__vsn │ │ │ │ + 0x0000b518 7072696e 74665f63 686b0073 7973696e printf_chk.sysin │ │ │ │ + 0x0000b528 666f0070 74687265 61645f63 72656174 fo.pthread_creat │ │ │ │ + 0x0000b538 65006475 70320067 65747069 64007265 e.dup2.getpid.re │ │ │ │ + 0x0000b548 6376005f 5f6c7374 61743634 5f74696d cv.__lstat64_tim │ │ │ │ + 0x0000b558 65363400 5f5f7368 6d63746c 36340073 e64.__shmctl64.s │ │ │ │ + 0x0000b568 74646f75 74007074 68726561 645f6d75 tdout.pthread_mu │ │ │ │ + 0x0000b578 7465785f 6c6f636b 00726561 6c6c6f63 tex_lock.realloc │ │ │ │ + 0x0000b588 005f5f73 7072696e 74665f63 686b0073 .__sprintf_chk.s │ │ │ │ + 0x0000b598 74726361 74006269 6e647465 7874646f trcat.bindtextdo │ │ │ │ + 0x0000b5a8 6d61696e 005f5f6d 656d6d6f 76655f63 main.__memmove_c │ │ │ │ + 0x0000b5b8 686b005f 5f667072 696e7466 5f63686b hk.__fprintf_chk │ │ │ │ + 0x0000b5c8 00737472 6373706e 005f5f6c 6962635f .strcspn.__libc_ │ │ │ │ + 0x0000b5d8 73746172 745f6d61 696e005f 5f737461 start_main.__sta │ │ │ │ + 0x0000b5e8 7436345f 74696d65 3634005f 5f696f63 t64_time64.__ioc │ │ │ │ + 0x0000b5f8 746c5f74 696d6536 34006578 65636c00 tl_time64.execl. │ │ │ │ + 0x0000b608 73747274 6f6c6c00 5f5f7469 6d653634 strtoll.__time64 │ │ │ │ + 0x0000b618 00737464 65727200 73656e64 746f0066 .stderr.sendto.f │ │ │ │ + 0x0000b628 646f7065 6e005f5f 6d656d73 65745f63 dopen.__memset_c │ │ │ │ + 0x0000b638 686b006d 656d6368 72005f5f 73797376 hk.memchr.__sysv │ │ │ │ + 0x0000b648 5f736967 6e616c00 5f5f7374 72636174 _signal.__strcat │ │ │ │ + 0x0000b658 5f63686b 00646c73 796d0069 6e65745f _chk.dlsym.inet_ │ │ │ │ + 0x0000b668 61746f6e 00726169 73650069 6e65745f aton.raise.inet_ │ │ │ │ + 0x0000b678 6e746f70 005f5f63 74797065 5f746f6c ntop.__ctype_tol │ │ │ │ + 0x0000b688 6f776572 5f6c6f63 00646c6f 70656e00 ower_loc.dlopen. │ │ │ │ + 0x0000b698 7372616e 64005f5f 69736f63 39395f66 srand.__isoc99_f │ │ │ │ + 0x0000b6a8 7363616e 66005f5f 6378615f 66696e61 scanf.__cxa_fina │ │ │ │ + 0x0000b6b8 6c697a65 00646c65 72726f72 00737472 lize.dlerror.str │ │ │ │ + 0x0000b6c8 63687200 5f5f6f70 656e3634 5f320066 chr.__open64_2.f │ │ │ │ + 0x0000b6d8 74656c6c 006b696c 6c007368 6d676574 tell.kill.shmget │ │ │ │ + 0x0000b6e8 00707468 72656164 5f6d7574 65785f69 .pthread_mutex_i │ │ │ │ + 0x0000b6f8 6e697400 67657465 6e760063 616c6c6f nit.getenv.callo │ │ │ │ + 0x0000b708 63006673 796e6300 6d656d63 6d700066 c.fsync.memcmp.f │ │ │ │ + 0x0000b718 636c6f73 65005f5f 6c6f6361 6c74696d close.__localtim │ │ │ │ + 0x0000b728 65363400 6d656d73 65740066 70757463 e64.memset.fputc │ │ │ │ + 0x0000b738 00776169 74706964 00746367 65746174 .waitpid.tcgetat │ │ │ │ + 0x0000b748 7472005f 5f6d6b74 696d6536 34005f5f tr.__mktime64.__ │ │ │ │ + 0x0000b758 69736f63 39395f73 7363616e 66007074 isoc99_sscanf.pt │ │ │ │ + 0x0000b768 68726561 645f6d75 7465785f 756e6c6f hread_mutex_unlo │ │ │ │ + 0x0000b778 636b006f 70656e64 6972005f 5f736e70 ck.opendir.__snp │ │ │ │ + 0x0000b788 72696e74 665f6368 6b006765 74756964 rintf_chk.getuid │ │ │ │ + 0x0000b798 00746373 65746174 74720073 7472746f .tcsetattr.strto │ │ │ │ + 0x0000b7a8 756c006d 656d6370 79005f5f 66636e74 ul.memcpy.__fcnt │ │ │ │ + 0x0000b7b8 6c5f7469 6d653634 005f5f6e 616e6f73 l_time64.__nanos │ │ │ │ + 0x0000b7c8 6c656570 36340067 65746377 64006677 leep64.getcwd.fw │ │ │ │ + 0x0000b7d8 72697465 00737472 636d7000 71736f72 rite.strcmp.qsor │ │ │ │ + 0x0000b7e8 74006673 65656b00 73747273 6570005f t.fseek.strsep._ │ │ │ │ + 0x0000b7f8 5f657272 6e6f5f6c 6f636174 696f6e00 _errno_location. │ │ │ │ + 0x0000b808 696e6574 5f70746f 6e006162 6f727400 inet_pton.abort. │ │ │ │ + 0x0000b818 70697065 005f5f67 6574736f 636b6f70 pipe.__getsockop │ │ │ │ + 0x0000b828 74363400 7374726e 636d7000 5f5f7374 t64.strncmp.__st │ │ │ │ + 0x0000b838 726e6361 745f6368 6b005f5f 73746163 rncat_chk.__stac │ │ │ │ + 0x0000b848 6b5f6368 6b5f6775 61726400 6c696274 k_chk_guard.libt │ │ │ │ + 0x0000b858 696e666f 2e736f2e 36006c69 62736d62 info.so.6.libsmb │ │ │ │ + 0x0000b868 636c6965 6e742e73 6f2e3000 6c696270 client.so.0.libp │ │ │ │ + 0x0000b878 6e673136 2e736f2e 3136006c 69627a2e ng16.so.16.libz. │ │ │ │ + 0x0000b888 736f2e31 006c6962 6d6e672e 736f2e31 so.1.libmng.so.1 │ │ │ │ + 0x0000b898 006c6962 6a706567 2e736f2e 3632006c .libjpeg.so.62.l │ │ │ │ + 0x0000b8a8 69626769 662e736f 2e37006c 69626173 ibgif.so.7.libas │ │ │ │ + 0x0000b8b8 6f756e64 2e736f2e 32006c69 62736e64 ound.so.2.libsnd │ │ │ │ + 0x0000b8c8 696f2e73 6f2e3700 6c696262 6c757261 io.so.7.libblura │ │ │ │ + 0x0000b8d8 792e736f 2e32006c 69626476 64726561 y.so.2.libdvdrea │ │ │ │ + 0x0000b8e8 642e736f 2e38006c 69626364 696f5f63 d.so.8.libcdio_c │ │ │ │ + 0x0000b8f8 6464612e 736f2e32 006c6962 6364696f dda.so.2.libcdio │ │ │ │ + 0x0000b908 2e736f2e 3139006c 69626364 696f5f70 .so.19.libcdio_p │ │ │ │ + 0x0000b918 6172616e 6f69612e 736f2e32 006c6962 aranoia.so.2.lib │ │ │ │ + 0x0000b928 66726565 74797065 2e736f2e 36006c69 freetype.so.6.li │ │ │ │ + 0x0000b938 62666f6e 74636f6e 6669672e 736f2e31 bfontconfig.so.1 │ │ │ │ + 0x0000b948 006c6962 66726962 6964692e 736f2e30 .libfribidi.so.0 │ │ │ │ + 0x0000b958 006c6962 6173732e 736f2e39 006c6962 .libass.so.9.lib │ │ │ │ + 0x0000b968 656e6361 2e736f2e 30006c69 626d6164 enca.so.0.libmad │ │ │ │ + 0x0000b978 2e736f2e 30006c69 626f6767 2e736f2e .so.0.libogg.so. │ │ │ │ + 0x0000b988 30006c69 62766f72 62697369 6465632e 0.libvorbisidec. │ │ │ │ + 0x0000b998 736f2e31 006c6962 73706565 782e736f so.1.libspeex.so │ │ │ │ + 0x0000b9a8 2e31006c 69627468 656f7261 6465632e .1.libtheoradec. │ │ │ │ + 0x0000b9b8 736f2e31 006c6962 6d706731 32332e73 so.1.libmpg123.s │ │ │ │ + 0x0000b9c8 6f2e3000 6c696261 35322d30 2e372e34 o.0.liba52-0.7.4 │ │ │ │ + 0x0000b9d8 2e736f00 6c69626d 70656732 2e736f2e .so.libmpeg2.so. │ │ │ │ + 0x0000b9e8 30006c69 62646361 2e736f2e 30006c69 0.libdca.so.0.li │ │ │ │ + 0x0000b9f8 62666161 642e736f 2e32006c 69626273 bfaad.so.2.libbs │ │ │ │ + 0x0000ba08 32622e73 6f2e3000 6c696273 77736361 2b.so.0.libswsca │ │ │ │ + 0x0000ba18 6c652e73 6f2e3800 6c696273 77726573 le.so.8.libswres │ │ │ │ + 0x0000ba28 616d706c 652e736f 2e35006c 69626176 ample.so.5.libav │ │ │ │ + 0x0000ba38 666f726d 61742e73 6f2e3631 006c6962 format.so.61.lib │ │ │ │ + 0x0000ba48 6176636f 6465632e 736f2e36 31006c69 avcodec.so.61.li │ │ │ │ + 0x0000ba58 62617675 74696c2e 736f2e35 39006c69 bavutil.so.59.li │ │ │ │ + 0x0000ba68 62706f73 7470726f 632e736f 2e353800 bpostproc.so.58. │ │ │ │ + 0x0000ba78 6c696264 762e736f 2e34006c 69627876 libdv.so.4.libxv │ │ │ │ + 0x0000ba88 6964636f 72652e73 6f2e3400 6c696264 idcore.so.4.libd │ │ │ │ + 0x0000ba98 76646e61 762e736f 2e34006c 69626d2e vdnav.so.4.libm. │ │ │ │ + 0x0000baa8 736f2e36 006c6962 58657874 2e736f2e so.6.libXext.so. │ │ │ │ + 0x0000bab8 36006c69 62583131 2e736f2e 36006c69 6.libX11.so.6.li │ │ │ │ + 0x0000bac8 62587373 2e736f2e 31006c69 6258762e bXss.so.1.libXv. │ │ │ │ + 0x0000bad8 736f2e31 006c6962 76647061 752e736f so.1.libvdpau.so │ │ │ │ + 0x0000bae8 2e31006c 69625869 6e657261 6d612e73 .1.libXinerama.s │ │ │ │ + 0x0000baf8 6f2e3100 6c696258 78663836 766d2e73 o.1.libXxf86vm.s │ │ │ │ + 0x0000bb08 6f2e3100 6c696258 78663836 6467612e o.1.libXxf86dga. │ │ │ │ + 0x0000bb18 736f2e31 006c6962 61612e73 6f2e3100 so.1.libaa.so.1. │ │ │ │ + 0x0000bb28 6c696263 6163612e 736f2e30 006c6962 libcaca.so.0.lib │ │ │ │ + 0x0000bb38 53444c2d 312e322e 736f2e30 006c6962 SDL-1.2.so.0.lib │ │ │ │ + 0x0000bb48 474c2e73 6f2e3100 6c696245 474c2e73 GL.so.1.libEGL.s │ │ │ │ + 0x0000bb58 6f2e3100 6c696261 7564696f 2e736f2e o.1.libaudio.so. │ │ │ │ + 0x0000bb68 32006c69 6270756c 73652e73 6f2e3000 2.libpulse.so.0. │ │ │ │ + 0x0000bb78 6c69626a 61636b2e 736f2e30 006c6962 libjack.so.0.lib │ │ │ │ + 0x0000bb88 6f70656e 616c2e73 6f2e3100 6c696267 openal.so.1.libg │ │ │ │ + 0x0000bb98 746b2d78 31312d32 2e302e73 6f2e3000 tk-x11-2.0.so.0. │ │ │ │ + 0x0000bba8 6c696267 646b2d78 31312d32 2e302e73 libgdk-x11-2.0.s │ │ │ │ + 0x0000bbb8 6f2e3000 6c696267 646b5f70 69786275 o.0.libgdk_pixbu │ │ │ │ + 0x0000bbc8 662d322e 302e736f 2e30006c 6962676f f-2.0.so.0.libgo │ │ │ │ + 0x0000bbd8 626a6563 742d322e 302e736f 2e30006c bject-2.0.so.0.l │ │ │ │ + 0x0000bbe8 6962676c 69622d32 2e302e73 6f2e3000 ibglib-2.0.so.0. │ │ │ │ + 0x0000bbf8 6c69626c 6972635f 636c6965 6e742e73 liblirc_client.s │ │ │ │ + 0x0000bc08 6f2e3000 6c696263 2e736f2e 36006c64 o.0.libc.so.6.ld │ │ │ │ + 0x0000bc18 2d6c696e 75782d61 726d6866 2e736f2e -linux-armhf.so. │ │ │ │ + 0x0000bc28 33005f49 4f5f7374 64696e5f 75736564 3._IO_stdin_used │ │ │ │ + 0x0000bc38 006d706c 61796572 004d504c 41594552 .mplayer.MPLAYER │ │ │ │ + 0x0000bc48 5f310047 4c494243 5f322e34 006c6962 _1.GLIBC_2.4.lib │ │ │ │ + 0x0000bc58 7468656f 72616465 635f312e 3000534d theoradec_1.0.SM │ │ │ │ + 0x0000bc68 42434c49 454e545f 302e312e 30004344 BCLIENT_0.1.0.CD │ │ │ │ + 0x0000bc78 494f5f31 39004c49 42504f53 5450524f IO_19.LIBPOSTPRO │ │ │ │ + 0x0000bc88 435f3538 004c4942 4156434f 4445435f C_58.LIBAVCODEC_ │ │ │ │ + 0x0000bc98 3631004c 49424a50 45475f36 2e320043 61.LIBJPEG_6.2.C │ │ │ │ + 0x0000bca8 44494f5f 50415241 4e4f4941 5f320043 DIO_PARANOIA_2.C │ │ │ │ + 0x0000bcb8 44494f5f 43444441 5f320050 4e473136 DIO_CDDA_2.PNG16 │ │ │ │ + 0x0000bcc8 5f300041 415f312e 34004c49 42415646 _0.AA_1.4.LIBAVF │ │ │ │ + 0x0000bcd8 4f524d41 545f3631 004c4942 53575343 ORMAT_61.LIBSWSC │ │ │ │ + 0x0000bce8 414c455f 38004c49 42535752 4553414d ALE_8.LIBSWRESAM │ │ │ │ + 0x0000bcf8 504c455f 3500474c 4942435f 322e3239 PLE_5.GLIBC_2.29 │ │ │ │ + 0x0000bd08 0050554c 53455f30 00474c49 42435f32 .PULSE_0.GLIBC_2 │ │ │ │ + 0x0000bd18 2e313100 474c4942 435f322e 31350047 .11.GLIBC_2.15.G │ │ │ │ + 0x0000bd28 4c494243 5f322e37 00474c49 42435f32 LIBC_2.7.GLIBC_2 │ │ │ │ + 0x0000bd38 2e333400 414c5341 5f302e39 2e307263 .34.ALSA_0.9.0rc │ │ │ │ + 0x0000bd48 3800414c 53415f30 2e392e30 72633400 8.ALSA_0.9.0rc4. │ │ │ │ + 0x0000bd58 414c5341 5f302e39 004c4942 41565554 ALSA_0.9.LIBAVUT │ │ │ │ + 0x0000bd68 494c5f35 39004e43 55525345 53365f54 IL_59.NCURSES6_T │ │ │ │ + 0x0000bd78 494e464f 5f352e30 2e313939 39313032 INFO_5.0.1999102 │ │ │ │ + 0x0000bd88 3300 3. │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.init {} │ │ │ │ @@ -1,9 +1,9 @@ │ │ │ │ │ │ │ │ │ │ │ │ │ │ │ │ Disassembly of section .init: │ │ │ │ │ │ │ │ -00021684 <.init>: │ │ │ │ +000215ec <.init>: │ │ │ │ push {r3, lr} │ │ │ │ - bl 2a96c │ │ │ │ + bl 2a88c │ │ │ │ pop {r3, pc} │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.plt {} │ │ │ │ @@ -1,6831 +1,6806 @@ │ │ │ │ │ │ │ │ │ │ │ │ │ │ │ │ Disassembly of section .plt: │ │ │ │ │ │ │ │ -00021690 : │ │ │ │ +000215f8 : │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ - ldr lr, [pc, #4] @ 216a0 │ │ │ │ + ldr lr, [pc, #4] @ 21608 │ │ │ │ add lr, pc, lr │ │ │ │ ldr pc, [lr, #8]! │ │ │ │ - eorseq ip, r1, r8, lsr #24 │ │ │ │ + ldrsbteq ip, [r3], -r0 │ │ │ │ │ │ │ │ -000216a4 : │ │ │ │ +0002160c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ + ldr pc, [ip, #3280]! @ 0xcd0 │ │ │ │ + │ │ │ │ +00021618 : │ │ │ │ + add ip, pc, #3145728 @ 0x300000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ + ldr pc, [ip, #3272]! @ 0xcc8 │ │ │ │ + │ │ │ │ +00021624 : │ │ │ │ + add ip, pc, #3145728 @ 0x300000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ + ldr pc, [ip, #3264]! @ 0xcc0 │ │ │ │ + │ │ │ │ +00021630 : │ │ │ │ + add ip, pc, #3145728 @ 0x300000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ + ldr pc, [ip, #3256]! @ 0xcb8 │ │ │ │ + │ │ │ │ +0002163c : │ │ │ │ + add ip, pc, #3145728 @ 0x300000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ + ldr pc, [ip, #3248]! @ 0xcb0 │ │ │ │ + │ │ │ │ +00021648 : │ │ │ │ + add ip, pc, #3145728 @ 0x300000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ + ldr pc, [ip, #3240]! @ 0xca8 │ │ │ │ + │ │ │ │ +00021654 : │ │ │ │ + add ip, pc, #3145728 @ 0x300000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ + ldr pc, [ip, #3232]! @ 0xca0 │ │ │ │ + │ │ │ │ +00021660 : │ │ │ │ + add ip, pc, #3145728 @ 0x300000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ + ldr pc, [ip, #3224]! @ 0xc98 │ │ │ │ + │ │ │ │ +0002166c : │ │ │ │ + add ip, pc, #3145728 @ 0x300000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ + ldr pc, [ip, #3216]! @ 0xc90 │ │ │ │ + │ │ │ │ +00021678 : │ │ │ │ + add ip, pc, #3145728 @ 0x300000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ + ldr pc, [ip, #3208]! @ 0xc88 │ │ │ │ + │ │ │ │ +00021684 : │ │ │ │ + add ip, pc, #3145728 @ 0x300000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ + ldr pc, [ip, #3200]! @ 0xc80 │ │ │ │ + │ │ │ │ +00021690 : │ │ │ │ + add ip, pc, #3145728 @ 0x300000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ + ldr pc, [ip, #3192]! @ 0xc78 │ │ │ │ + │ │ │ │ +0002169c : │ │ │ │ + add ip, pc, #3145728 @ 0x300000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ + ldr pc, [ip, #3184]! @ 0xc70 │ │ │ │ + │ │ │ │ +000216a8 : │ │ │ │ + add ip, pc, #3145728 @ 0x300000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ + ldr pc, [ip, #3176]! @ 0xc68 │ │ │ │ + │ │ │ │ +000216b4 : │ │ │ │ + add ip, pc, #3145728 @ 0x300000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ + ldr pc, [ip, #3168]! @ 0xc60 │ │ │ │ + │ │ │ │ +000216c0 : │ │ │ │ + add ip, pc, #3145728 @ 0x300000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ + ldr pc, [ip, #3160]! @ 0xc58 │ │ │ │ + │ │ │ │ +000216cc : │ │ │ │ + add ip, pc, #3145728 @ 0x300000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ + ldr pc, [ip, #3152]! @ 0xc50 │ │ │ │ + │ │ │ │ +000216d8 : │ │ │ │ + add ip, pc, #3145728 @ 0x300000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ + ldr pc, [ip, #3144]! @ 0xc48 │ │ │ │ + │ │ │ │ +000216e4 : │ │ │ │ + add ip, pc, #3145728 @ 0x300000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ + ldr pc, [ip, #3136]! @ 0xc40 │ │ │ │ + │ │ │ │ +000216f0 : │ │ │ │ + add ip, pc, #3145728 @ 0x300000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ + ldr pc, [ip, #3128]! @ 0xc38 │ │ │ │ + │ │ │ │ +000216fc : │ │ │ │ + add ip, pc, #3145728 @ 0x300000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ + ldr pc, [ip, #3120]! @ 0xc30 │ │ │ │ + │ │ │ │ +00021708 : │ │ │ │ + add ip, pc, #3145728 @ 0x300000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #3112]! @ 0xc28 │ │ │ │ │ │ │ │ -000216b0 : │ │ │ │ +00021714 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #3104]! @ 0xc20 │ │ │ │ │ │ │ │ -000216bc : │ │ │ │ +00021720 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #3096]! @ 0xc18 │ │ │ │ │ │ │ │ -000216c8 : │ │ │ │ +0002172c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #3088]! @ 0xc10 │ │ │ │ │ │ │ │ -000216d4 : │ │ │ │ +00021738 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #3080]! @ 0xc08 │ │ │ │ │ │ │ │ -000216e0 : │ │ │ │ +00021744 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #3072]! @ 0xc00 │ │ │ │ │ │ │ │ -000216ec : │ │ │ │ +00021750 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #3064]! @ 0xbf8 │ │ │ │ │ │ │ │ -000216f8 : │ │ │ │ +0002175c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #3056]! @ 0xbf0 │ │ │ │ │ │ │ │ -00021704 : │ │ │ │ +00021768 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #3048]! @ 0xbe8 │ │ │ │ │ │ │ │ -00021710 : │ │ │ │ +00021774 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #3040]! @ 0xbe0 │ │ │ │ │ │ │ │ -0002171c : │ │ │ │ +00021780 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #3032]! @ 0xbd8 │ │ │ │ │ │ │ │ -00021728 : │ │ │ │ +0002178c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #3024]! @ 0xbd0 │ │ │ │ │ │ │ │ -00021734 : │ │ │ │ +00021798 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #3016]! @ 0xbc8 │ │ │ │ │ │ │ │ -00021740 : │ │ │ │ +000217a4 <__nanosleep64@plt>: │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #3008]! @ 0xbc0 │ │ │ │ │ │ │ │ -0002174c : │ │ │ │ +000217b0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #3000]! @ 0xbb8 │ │ │ │ │ │ │ │ -00021758 : │ │ │ │ +000217bc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2992]! @ 0xbb0 │ │ │ │ │ │ │ │ -00021764 : │ │ │ │ +000217c8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2984]! @ 0xba8 │ │ │ │ │ │ │ │ -00021770 : │ │ │ │ +000217d4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2976]! @ 0xba0 │ │ │ │ │ │ │ │ -0002177c : │ │ │ │ +000217e0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2968]! @ 0xb98 │ │ │ │ │ │ │ │ -00021788 : │ │ │ │ +000217ec : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2960]! @ 0xb90 │ │ │ │ │ │ │ │ -00021794 : │ │ │ │ +000217f8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2952]! @ 0xb88 │ │ │ │ │ │ │ │ -000217a0 : │ │ │ │ +00021804 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2944]! @ 0xb80 │ │ │ │ │ │ │ │ -000217ac : │ │ │ │ +00021810 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2936]! @ 0xb78 │ │ │ │ │ │ │ │ -000217b8 : │ │ │ │ +0002181c <__isoc99_fscanf@plt>: │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2928]! @ 0xb70 │ │ │ │ │ │ │ │ -000217c4 : │ │ │ │ +00021828 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2920]! @ 0xb68 │ │ │ │ │ │ │ │ -000217d0 : │ │ │ │ +00021834 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2912]! @ 0xb60 │ │ │ │ │ │ │ │ -000217dc : │ │ │ │ +00021840 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2904]! @ 0xb58 │ │ │ │ │ │ │ │ -000217e8 : │ │ │ │ +0002184c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2896]! @ 0xb50 │ │ │ │ │ │ │ │ -000217f4 : │ │ │ │ +00021858 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2888]! @ 0xb48 │ │ │ │ │ │ │ │ -00021800 : │ │ │ │ +00021864 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2880]! @ 0xb40 │ │ │ │ │ │ │ │ -0002180c : │ │ │ │ +00021870 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2872]! @ 0xb38 │ │ │ │ │ │ │ │ -00021818 : │ │ │ │ +0002187c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2864]! @ 0xb30 │ │ │ │ │ │ │ │ -00021824 : │ │ │ │ +00021888 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2856]! @ 0xb28 │ │ │ │ │ │ │ │ -00021830 : │ │ │ │ +00021894 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2848]! @ 0xb20 │ │ │ │ │ │ │ │ -0002183c <__nanosleep64@plt>: │ │ │ │ +000218a0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2840]! @ 0xb18 │ │ │ │ │ │ │ │ -00021848 : │ │ │ │ +000218ac : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2832]! @ 0xb10 │ │ │ │ │ │ │ │ -00021854 : │ │ │ │ +000218b8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2824]! @ 0xb08 │ │ │ │ │ │ │ │ -00021860 : │ │ │ │ +000218c4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2816]! @ 0xb00 │ │ │ │ │ │ │ │ -0002186c : │ │ │ │ +000218d0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2808]! @ 0xaf8 │ │ │ │ │ │ │ │ -00021878 : │ │ │ │ +000218dc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2800]! @ 0xaf0 │ │ │ │ │ │ │ │ -00021884 : │ │ │ │ +000218e8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2792]! @ 0xae8 │ │ │ │ │ │ │ │ -00021890 : │ │ │ │ +000218f4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2784]! @ 0xae0 │ │ │ │ │ │ │ │ -0002189c : │ │ │ │ +00021900 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2776]! @ 0xad8 │ │ │ │ │ │ │ │ -000218a8 : │ │ │ │ +0002190c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2768]! @ 0xad0 │ │ │ │ │ │ │ │ -000218b4 <__isoc99_fscanf@plt>: │ │ │ │ +00021918 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2760]! @ 0xac8 │ │ │ │ │ │ │ │ -000218c0 : │ │ │ │ +00021924 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2752]! @ 0xac0 │ │ │ │ │ │ │ │ -000218cc : │ │ │ │ +00021930 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2744]! @ 0xab8 │ │ │ │ │ │ │ │ -000218d8 : │ │ │ │ +0002193c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2736]! @ 0xab0 │ │ │ │ │ │ │ │ -000218e4 : │ │ │ │ +00021948 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2728]! @ 0xaa8 │ │ │ │ │ │ │ │ -000218f0 : │ │ │ │ +00021954 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2720]! @ 0xaa0 │ │ │ │ │ │ │ │ -000218fc : │ │ │ │ +00021960 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2712]! @ 0xa98 │ │ │ │ │ │ │ │ -00021908 : │ │ │ │ +0002196c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2704]! @ 0xa90 │ │ │ │ │ │ │ │ -00021914 : │ │ │ │ +00021978 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2696]! @ 0xa88 │ │ │ │ │ │ │ │ -00021920 : │ │ │ │ +00021984 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2688]! @ 0xa80 │ │ │ │ │ │ │ │ -0002192c : │ │ │ │ +00021990 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2680]! @ 0xa78 │ │ │ │ │ │ │ │ -00021938 : │ │ │ │ +0002199c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2672]! @ 0xa70 │ │ │ │ │ │ │ │ -00021944 : │ │ │ │ +000219a8 <__stack_chk_fail@plt>: │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2664]! @ 0xa68 │ │ │ │ │ │ │ │ -00021950 : │ │ │ │ +000219b4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2656]! @ 0xa60 │ │ │ │ │ │ │ │ -0002195c : │ │ │ │ +000219c0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2648]! @ 0xa58 │ │ │ │ │ │ │ │ -00021968 : │ │ │ │ +000219cc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2640]! @ 0xa50 │ │ │ │ │ │ │ │ -00021974 : │ │ │ │ +000219d8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2632]! @ 0xa48 │ │ │ │ │ │ │ │ -00021980 : │ │ │ │ +000219e4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2624]! @ 0xa40 │ │ │ │ │ │ │ │ -0002198c : │ │ │ │ +000219f0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2616]! @ 0xa38 │ │ │ │ │ │ │ │ -00021998 : │ │ │ │ +000219fc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2608]! @ 0xa30 │ │ │ │ │ │ │ │ -000219a4 : │ │ │ │ +00021a08 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2600]! @ 0xa28 │ │ │ │ │ │ │ │ -000219b0 : │ │ │ │ +00021a14 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2592]! @ 0xa20 │ │ │ │ │ │ │ │ -000219bc : │ │ │ │ +00021a20 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2584]! @ 0xa18 │ │ │ │ │ │ │ │ -000219c8 : │ │ │ │ +00021a2c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2576]! @ 0xa10 │ │ │ │ │ │ │ │ -000219d4 : │ │ │ │ +00021a38 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2568]! @ 0xa08 │ │ │ │ │ │ │ │ -000219e0 : │ │ │ │ +00021a44 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2560]! @ 0xa00 │ │ │ │ │ │ │ │ -000219ec : │ │ │ │ +00021a50 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2552]! @ 0x9f8 │ │ │ │ │ │ │ │ -000219f8 : │ │ │ │ +00021a5c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2544]! @ 0x9f0 │ │ │ │ │ │ │ │ -00021a04 : │ │ │ │ +00021a68 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2536]! @ 0x9e8 │ │ │ │ │ │ │ │ -00021a10 : │ │ │ │ +00021a74 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2528]! @ 0x9e0 │ │ │ │ │ │ │ │ -00021a1c : │ │ │ │ +00021a80 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2520]! @ 0x9d8 │ │ │ │ │ │ │ │ -00021a28 : │ │ │ │ +00021a8c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2512]! @ 0x9d0 │ │ │ │ │ │ │ │ -00021a34 : │ │ │ │ +00021a98 <__clock_gettime64@plt>: │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2504]! @ 0x9c8 │ │ │ │ │ │ │ │ -00021a40 <__stack_chk_fail@plt>: │ │ │ │ +00021aa4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2496]! @ 0x9c0 │ │ │ │ │ │ │ │ -00021a4c : │ │ │ │ +00021ab0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2488]! @ 0x9b8 │ │ │ │ │ │ │ │ -00021a58 : │ │ │ │ +00021abc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2480]! @ 0x9b0 │ │ │ │ │ │ │ │ -00021a64 : │ │ │ │ +00021ac8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2472]! @ 0x9a8 │ │ │ │ │ │ │ │ -00021a70 : │ │ │ │ +00021ad4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2464]! @ 0x9a0 │ │ │ │ │ │ │ │ -00021a7c : │ │ │ │ +00021ae0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2456]! @ 0x998 │ │ │ │ │ │ │ │ -00021a88 : │ │ │ │ +00021aec : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2448]! @ 0x990 │ │ │ │ │ │ │ │ -00021a94 : │ │ │ │ +00021af8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2440]! @ 0x988 │ │ │ │ │ │ │ │ -00021aa0 : │ │ │ │ +00021b04 <__vsprintf_chk@plt>: │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2432]! @ 0x980 │ │ │ │ │ │ │ │ -00021aac : │ │ │ │ +00021b10 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2424]! @ 0x978 │ │ │ │ │ │ │ │ -00021ab8 : │ │ │ │ +00021b1c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2416]! @ 0x970 │ │ │ │ │ │ │ │ -00021ac4 : │ │ │ │ +00021b28 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2408]! @ 0x968 │ │ │ │ │ │ │ │ -00021ad0 : │ │ │ │ +00021b34 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2400]! @ 0x960 │ │ │ │ │ │ │ │ -00021adc : │ │ │ │ +00021b40 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2392]! @ 0x958 │ │ │ │ │ │ │ │ -00021ae8 : │ │ │ │ +00021b4c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2384]! @ 0x950 │ │ │ │ │ │ │ │ -00021af4 : │ │ │ │ +00021b58 <__sprintf_chk@plt>: │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2376]! @ 0x948 │ │ │ │ │ │ │ │ -00021b00 : │ │ │ │ +00021b64 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2368]! @ 0x940 │ │ │ │ │ │ │ │ -00021b0c : │ │ │ │ +00021b70 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2360]! @ 0x938 │ │ │ │ │ │ │ │ -00021b18 : │ │ │ │ +00021b7c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2352]! @ 0x930 │ │ │ │ │ │ │ │ -00021b24 : │ │ │ │ +00021b88 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2344]! @ 0x928 │ │ │ │ │ │ │ │ -00021b30 <__clock_gettime64@plt>: │ │ │ │ +00021b94 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2336]! @ 0x920 │ │ │ │ │ │ │ │ -00021b3c : │ │ │ │ +00021ba0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2328]! @ 0x918 │ │ │ │ │ │ │ │ -00021b48 : │ │ │ │ +00021bac : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2320]! @ 0x910 │ │ │ │ │ │ │ │ -00021b54 : │ │ │ │ +00021bb8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2312]! @ 0x908 │ │ │ │ │ │ │ │ -00021b60 : │ │ │ │ +00021bc4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2304]! @ 0x900 │ │ │ │ │ │ │ │ -00021b6c : │ │ │ │ +00021bd0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2296]! @ 0x8f8 │ │ │ │ │ │ │ │ -00021b78 : │ │ │ │ +00021bdc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2288]! @ 0x8f0 │ │ │ │ │ │ │ │ -00021b84 : │ │ │ │ +00021be8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2280]! @ 0x8e8 │ │ │ │ │ │ │ │ -00021b90 : │ │ │ │ +00021bf4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2272]! @ 0x8e0 │ │ │ │ │ │ │ │ -00021b9c <__vsprintf_chk@plt>: │ │ │ │ +00021c00 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2264]! @ 0x8d8 │ │ │ │ │ │ │ │ -00021ba8 : │ │ │ │ +00021c0c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2256]! @ 0x8d0 │ │ │ │ │ │ │ │ -00021bb4 : │ │ │ │ +00021c18 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2248]! @ 0x8c8 │ │ │ │ │ │ │ │ -00021bc0 : │ │ │ │ +00021c24 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2240]! @ 0x8c0 │ │ │ │ │ │ │ │ -00021bcc : │ │ │ │ +00021c30 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2232]! @ 0x8b8 │ │ │ │ │ │ │ │ -00021bd8 : │ │ │ │ +00021c3c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2224]! @ 0x8b0 │ │ │ │ │ │ │ │ -00021be4 : │ │ │ │ +00021c48 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2216]! @ 0x8a8 │ │ │ │ │ │ │ │ -00021bf0 <__sprintf_chk@plt>: │ │ │ │ +00021c54 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2208]! @ 0x8a0 │ │ │ │ │ │ │ │ -00021bfc : │ │ │ │ +00021c60 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2200]! @ 0x898 │ │ │ │ │ │ │ │ -00021c08 : │ │ │ │ +00021c6c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2192]! @ 0x890 │ │ │ │ │ │ │ │ -00021c14 : │ │ │ │ +00021c78 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2184]! @ 0x888 │ │ │ │ │ │ │ │ -00021c20 : │ │ │ │ +00021c84 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2176]! @ 0x880 │ │ │ │ │ │ │ │ -00021c2c : │ │ │ │ +00021c90 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2168]! @ 0x878 │ │ │ │ │ │ │ │ -00021c38 : │ │ │ │ +00021c9c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2160]! @ 0x870 │ │ │ │ │ │ │ │ -00021c44 : │ │ │ │ +00021ca8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2152]! @ 0x868 │ │ │ │ │ │ │ │ -00021c50 : │ │ │ │ +00021cb4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2144]! @ 0x860 │ │ │ │ │ │ │ │ -00021c5c : │ │ │ │ +00021cc0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2136]! @ 0x858 │ │ │ │ │ │ │ │ -00021c68 : │ │ │ │ +00021ccc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2128]! @ 0x850 │ │ │ │ │ │ │ │ -00021c74 : │ │ │ │ +00021cd8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2120]! @ 0x848 │ │ │ │ │ │ │ │ -00021c80 : │ │ │ │ +00021ce4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2112]! @ 0x840 │ │ │ │ │ │ │ │ -00021c8c : │ │ │ │ +00021cf0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2104]! @ 0x838 │ │ │ │ │ │ │ │ -00021c98 : │ │ │ │ +00021cfc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2096]! @ 0x830 │ │ │ │ │ │ │ │ -00021ca4 : │ │ │ │ +00021d08 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2088]! @ 0x828 │ │ │ │ │ │ │ │ -00021cb0 : │ │ │ │ +00021d14 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2080]! @ 0x820 │ │ │ │ │ │ │ │ -00021cbc : │ │ │ │ +00021d20 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2072]! @ 0x818 │ │ │ │ │ │ │ │ -00021cc8 : │ │ │ │ +00021d2c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2064]! @ 0x810 │ │ │ │ │ │ │ │ -00021cd4 : │ │ │ │ +00021d38 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2056]! @ 0x808 │ │ │ │ │ │ │ │ -00021ce0 : │ │ │ │ +00021d44 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2048]! @ 0x800 │ │ │ │ │ │ │ │ -00021cec : │ │ │ │ +00021d50 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2040]! @ 0x7f8 │ │ │ │ │ │ │ │ -00021cf8 : │ │ │ │ +00021d5c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2032]! @ 0x7f0 │ │ │ │ │ │ │ │ -00021d04 : │ │ │ │ +00021d68 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2024]! @ 0x7e8 │ │ │ │ │ │ │ │ -00021d10 : │ │ │ │ +00021d74 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2016]! @ 0x7e0 │ │ │ │ │ │ │ │ -00021d1c : │ │ │ │ +00021d80 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2008]! @ 0x7d8 │ │ │ │ │ │ │ │ -00021d28 : │ │ │ │ +00021d8c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #2000]! @ 0x7d0 │ │ │ │ │ │ │ │ -00021d34 : │ │ │ │ +00021d98 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1992]! @ 0x7c8 │ │ │ │ │ │ │ │ -00021d40 : │ │ │ │ +00021da4 <__ctime64@plt>: │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1984]! @ 0x7c0 │ │ │ │ │ │ │ │ -00021d4c : │ │ │ │ +00021db0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1976]! @ 0x7b8 │ │ │ │ │ │ │ │ -00021d58 : │ │ │ │ +00021dbc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1968]! @ 0x7b0 │ │ │ │ │ │ │ │ -00021d64 : │ │ │ │ +00021dc8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1960]! @ 0x7a8 │ │ │ │ │ │ │ │ -00021d70 : │ │ │ │ +00021dd4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1952]! @ 0x7a0 │ │ │ │ │ │ │ │ -00021d7c : │ │ │ │ +00021de0 <__ioctl_time64@plt>: │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1944]! @ 0x798 │ │ │ │ │ │ │ │ -00021d88 : │ │ │ │ +00021dec : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1936]! @ 0x790 │ │ │ │ │ │ │ │ -00021d94 : │ │ │ │ +00021df8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1928]! @ 0x788 │ │ │ │ │ │ │ │ -00021da0 : │ │ │ │ +00021e04 <__memcpy_chk@plt>: │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1920]! @ 0x780 │ │ │ │ │ │ │ │ -00021dac : │ │ │ │ +00021e10 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1912]! @ 0x778 │ │ │ │ │ │ │ │ -00021db8 : │ │ │ │ +00021e1c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1904]! @ 0x770 │ │ │ │ │ │ │ │ -00021dc4 : │ │ │ │ +00021e28 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1896]! @ 0x768 │ │ │ │ │ │ │ │ -00021dd0 : │ │ │ │ +00021e34 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1888]! @ 0x760 │ │ │ │ │ │ │ │ -00021ddc : │ │ │ │ +00021e40 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1880]! @ 0x758 │ │ │ │ │ │ │ │ -00021de8 : │ │ │ │ +00021e4c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1872]! @ 0x750 │ │ │ │ │ │ │ │ -00021df4 : │ │ │ │ +00021e58 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1864]! @ 0x748 │ │ │ │ │ │ │ │ -00021e00 : │ │ │ │ +00021e64 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1856]! @ 0x740 │ │ │ │ │ │ │ │ -00021e0c : │ │ │ │ +00021e70 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1848]! @ 0x738 │ │ │ │ │ │ │ │ -00021e18 : │ │ │ │ +00021e7c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1840]! @ 0x730 │ │ │ │ │ │ │ │ -00021e24 : │ │ │ │ +00021e88 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1832]! @ 0x728 │ │ │ │ │ │ │ │ -00021e30 : │ │ │ │ +00021e94 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1824]! @ 0x720 │ │ │ │ │ │ │ │ -00021e3c <__ctime64@plt>: │ │ │ │ +00021ea0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1816]! @ 0x718 │ │ │ │ │ │ │ │ -00021e48 : │ │ │ │ +00021eac : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1808]! @ 0x710 │ │ │ │ │ │ │ │ -00021e54 : │ │ │ │ +00021eb8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1800]! @ 0x708 │ │ │ │ │ │ │ │ -00021e60 : │ │ │ │ +00021ec4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1792]! @ 0x700 │ │ │ │ │ │ │ │ -00021e6c : │ │ │ │ +00021ed0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1784]! @ 0x6f8 │ │ │ │ │ │ │ │ -00021e78 <__ioctl_time64@plt>: │ │ │ │ +00021edc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1776]! @ 0x6f0 │ │ │ │ │ │ │ │ -00021e84 : │ │ │ │ +00021ee8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1768]! @ 0x6e8 │ │ │ │ │ │ │ │ -00021e90 : │ │ │ │ +00021ef4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1760]! @ 0x6e0 │ │ │ │ │ │ │ │ -00021e9c <__memcpy_chk@plt>: │ │ │ │ +00021f00 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1752]! @ 0x6d8 │ │ │ │ │ │ │ │ -00021ea8 : │ │ │ │ +00021f0c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1744]! @ 0x6d0 │ │ │ │ │ │ │ │ -00021eb4 : │ │ │ │ +00021f18 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1736]! @ 0x6c8 │ │ │ │ │ │ │ │ -00021ec0 : │ │ │ │ +00021f24 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1728]! @ 0x6c0 │ │ │ │ │ │ │ │ -00021ecc : │ │ │ │ +00021f30 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1720]! @ 0x6b8 │ │ │ │ │ │ │ │ -00021ed8 : │ │ │ │ +00021f3c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1712]! @ 0x6b0 │ │ │ │ │ │ │ │ -00021ee4 : │ │ │ │ +00021f48 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1704]! @ 0x6a8 │ │ │ │ │ │ │ │ -00021ef0 : │ │ │ │ +00021f54 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1696]! @ 0x6a0 │ │ │ │ │ │ │ │ -00021efc : │ │ │ │ +00021f60 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1688]! @ 0x698 │ │ │ │ │ │ │ │ -00021f08 : │ │ │ │ +00021f6c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1680]! @ 0x690 │ │ │ │ │ │ │ │ -00021f14 : │ │ │ │ +00021f78 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1672]! @ 0x688 │ │ │ │ │ │ │ │ -00021f20 : │ │ │ │ +00021f84 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1664]! @ 0x680 │ │ │ │ │ │ │ │ -00021f2c : │ │ │ │ +00021f90 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1656]! @ 0x678 │ │ │ │ │ │ │ │ -00021f38 : │ │ │ │ +00021f9c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1648]! @ 0x670 │ │ │ │ │ │ │ │ -00021f44 : │ │ │ │ +00021fa8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1640]! @ 0x668 │ │ │ │ │ │ │ │ -00021f50 : │ │ │ │ +00021fb4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1632]! @ 0x660 │ │ │ │ │ │ │ │ -00021f5c : │ │ │ │ +00021fc0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1624]! @ 0x658 │ │ │ │ │ │ │ │ -00021f68 : │ │ │ │ +00021fcc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1616]! @ 0x650 │ │ │ │ │ │ │ │ -00021f74 : │ │ │ │ +00021fd8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1608]! @ 0x648 │ │ │ │ │ │ │ │ -00021f80 : │ │ │ │ +00021fe4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1600]! @ 0x640 │ │ │ │ │ │ │ │ -00021f8c : │ │ │ │ +00021ff0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1592]! @ 0x638 │ │ │ │ │ │ │ │ -00021f98 : │ │ │ │ +00021ffc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1584]! @ 0x630 │ │ │ │ │ │ │ │ -00021fa4 : │ │ │ │ +00022008 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1576]! @ 0x628 │ │ │ │ │ │ │ │ -00021fb0 : │ │ │ │ +00022014 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1568]! @ 0x620 │ │ │ │ │ │ │ │ -00021fbc : │ │ │ │ +00022020 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1560]! @ 0x618 │ │ │ │ │ │ │ │ -00021fc8 : │ │ │ │ +0002202c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1552]! @ 0x610 │ │ │ │ │ │ │ │ -00021fd4 : │ │ │ │ +00022038 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1544]! @ 0x608 │ │ │ │ │ │ │ │ -00021fe0 : │ │ │ │ +00022044 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1536]! @ 0x600 │ │ │ │ │ │ │ │ -00021fec : │ │ │ │ +00022050 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1528]! @ 0x5f8 │ │ │ │ │ │ │ │ -00021ff8 : │ │ │ │ +0002205c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1520]! @ 0x5f0 │ │ │ │ │ │ │ │ -00022004 : │ │ │ │ +00022068 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1512]! @ 0x5e8 │ │ │ │ │ │ │ │ -00022010 : │ │ │ │ +00022074 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1504]! @ 0x5e0 │ │ │ │ │ │ │ │ -0002201c : │ │ │ │ +00022080 <_setjmp@plt>: │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1496]! @ 0x5d8 │ │ │ │ │ │ │ │ -00022028 : │ │ │ │ +0002208c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1488]! @ 0x5d0 │ │ │ │ │ │ │ │ -00022034 : │ │ │ │ +00022098 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1480]! @ 0x5c8 │ │ │ │ │ │ │ │ -00022040 : │ │ │ │ +000220a4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1472]! @ 0x5c0 │ │ │ │ │ │ │ │ -0002204c : │ │ │ │ +000220b0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1464]! @ 0x5b8 │ │ │ │ │ │ │ │ -00022058 : │ │ │ │ +000220bc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1456]! @ 0x5b0 │ │ │ │ │ │ │ │ -00022064 : │ │ │ │ +000220c8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1448]! @ 0x5a8 │ │ │ │ │ │ │ │ -00022070 : │ │ │ │ +000220d4 <__memmove_chk@plt>: │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1440]! @ 0x5a0 │ │ │ │ │ │ │ │ -0002207c : │ │ │ │ +000220e0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1432]! @ 0x598 │ │ │ │ │ │ │ │ -00022088 : │ │ │ │ +000220ec : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1424]! @ 0x590 │ │ │ │ │ │ │ │ -00022094 : │ │ │ │ +000220f8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1416]! @ 0x588 │ │ │ │ │ │ │ │ -000220a0 : │ │ │ │ +00022104 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1408]! @ 0x580 │ │ │ │ │ │ │ │ -000220ac : │ │ │ │ +00022110 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1400]! @ 0x578 │ │ │ │ │ │ │ │ -000220b8 : │ │ │ │ +0002211c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1392]! @ 0x570 │ │ │ │ │ │ │ │ -000220c4 : │ │ │ │ +00022128 <__shmctl64@plt>: │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1384]! @ 0x568 │ │ │ │ │ │ │ │ -000220d0 : │ │ │ │ +00022134 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1376]! @ 0x560 │ │ │ │ │ │ │ │ -000220dc : │ │ │ │ +00022140 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1368]! @ 0x558 │ │ │ │ │ │ │ │ -000220e8 : │ │ │ │ +0002214c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1360]! @ 0x550 │ │ │ │ │ │ │ │ -000220f4 : │ │ │ │ +00022158 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1352]! @ 0x548 │ │ │ │ │ │ │ │ -00022100 : │ │ │ │ +00022164 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1344]! @ 0x540 │ │ │ │ │ │ │ │ -0002210c : │ │ │ │ +00022170 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1336]! @ 0x538 │ │ │ │ │ │ │ │ -00022118 : │ │ │ │ +0002217c <__snprintf_chk@plt>: │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1328]! @ 0x530 │ │ │ │ │ │ │ │ -00022124 <_setjmp@plt>: │ │ │ │ +00022188 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1320]! @ 0x528 │ │ │ │ │ │ │ │ -00022130 : │ │ │ │ +00022194 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1312]! @ 0x520 │ │ │ │ │ │ │ │ -0002213c : │ │ │ │ +000221a0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1304]! @ 0x518 │ │ │ │ │ │ │ │ -00022148 : │ │ │ │ +000221ac : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1296]! @ 0x510 │ │ │ │ │ │ │ │ -00022154 : │ │ │ │ +000221b8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1288]! @ 0x508 │ │ │ │ │ │ │ │ -00022160 : │ │ │ │ +000221c4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1280]! @ 0x500 │ │ │ │ │ │ │ │ -0002216c : │ │ │ │ +000221d0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1272]! @ 0x4f8 │ │ │ │ │ │ │ │ -00022178 <__memmove_chk@plt>: │ │ │ │ +000221dc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1264]! @ 0x4f0 │ │ │ │ │ │ │ │ -00022184 : │ │ │ │ +000221e8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1256]! @ 0x4e8 │ │ │ │ │ │ │ │ -00022190 : │ │ │ │ +000221f4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1248]! @ 0x4e0 │ │ │ │ │ │ │ │ -0002219c : │ │ │ │ +00022200 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1240]! @ 0x4d8 │ │ │ │ │ │ │ │ -000221a8 : │ │ │ │ +0002220c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1232]! @ 0x4d0 │ │ │ │ │ │ │ │ -000221b4 : │ │ │ │ +00022218 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1224]! @ 0x4c8 │ │ │ │ │ │ │ │ -000221c0 : │ │ │ │ +00022224 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1216]! @ 0x4c0 │ │ │ │ │ │ │ │ -000221cc <__shmctl64@plt>: │ │ │ │ +00022230 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1208]! @ 0x4b8 │ │ │ │ │ │ │ │ -000221d8 : │ │ │ │ +0002223c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1200]! @ 0x4b0 │ │ │ │ │ │ │ │ -000221e4 : │ │ │ │ +00022248 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1192]! @ 0x4a8 │ │ │ │ │ │ │ │ -000221f0 : │ │ │ │ +00022254 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1184]! @ 0x4a0 │ │ │ │ │ │ │ │ -000221fc : │ │ │ │ +00022260 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1176]! @ 0x498 │ │ │ │ │ │ │ │ -00022208 : │ │ │ │ +0002226c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1168]! @ 0x490 │ │ │ │ │ │ │ │ -00022214 : │ │ │ │ +00022278 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1160]! @ 0x488 │ │ │ │ │ │ │ │ -00022220 <__snprintf_chk@plt>: │ │ │ │ +00022284 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1152]! @ 0x480 │ │ │ │ │ │ │ │ -0002222c : │ │ │ │ +00022290 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1144]! @ 0x478 │ │ │ │ │ │ │ │ -00022238 : │ │ │ │ +0002229c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1136]! @ 0x470 │ │ │ │ │ │ │ │ -00022244 : │ │ │ │ +000222a8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1128]! @ 0x468 │ │ │ │ │ │ │ │ -00022250 : │ │ │ │ +000222b4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1120]! @ 0x460 │ │ │ │ │ │ │ │ -0002225c : │ │ │ │ +000222c0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1112]! @ 0x458 │ │ │ │ │ │ │ │ -00022268 : │ │ │ │ +000222cc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1104]! @ 0x450 │ │ │ │ │ │ │ │ -00022274 : │ │ │ │ +000222d8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1096]! @ 0x448 │ │ │ │ │ │ │ │ -00022280 : │ │ │ │ +000222e4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1088]! @ 0x440 │ │ │ │ │ │ │ │ -0002228c : │ │ │ │ +000222f0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1080]! @ 0x438 │ │ │ │ │ │ │ │ -00022298 : │ │ │ │ +000222fc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1072]! @ 0x430 │ │ │ │ │ │ │ │ -000222a4 : │ │ │ │ +00022308 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1064]! @ 0x428 │ │ │ │ │ │ │ │ -000222b0 : │ │ │ │ +00022314 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1056]! @ 0x420 │ │ │ │ │ │ │ │ -000222bc : │ │ │ │ +00022320 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1048]! @ 0x418 │ │ │ │ │ │ │ │ -000222c8 : │ │ │ │ +0002232c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1040]! @ 0x410 │ │ │ │ │ │ │ │ -000222d4 : │ │ │ │ +00022338 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1032]! @ 0x408 │ │ │ │ │ │ │ │ -000222e0 : │ │ │ │ +00022344 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1024]! @ 0x400 │ │ │ │ │ │ │ │ -000222ec : │ │ │ │ +00022350 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1016]! @ 0x3f8 │ │ │ │ │ │ │ │ -000222f8 : │ │ │ │ +0002235c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1008]! @ 0x3f0 │ │ │ │ │ │ │ │ -00022304 : │ │ │ │ +00022368 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #1000]! @ 0x3e8 │ │ │ │ │ │ │ │ -00022310 : │ │ │ │ +00022374 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #992]! @ 0x3e0 │ │ │ │ │ │ │ │ -0002231c : │ │ │ │ +00022380 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #984]! @ 0x3d8 │ │ │ │ │ │ │ │ -00022328 : │ │ │ │ +0002238c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #976]! @ 0x3d0 │ │ │ │ │ │ │ │ -00022334 : │ │ │ │ +00022398 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #968]! @ 0x3c8 │ │ │ │ │ │ │ │ -00022340 : │ │ │ │ +000223a4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #960]! @ 0x3c0 │ │ │ │ │ │ │ │ -0002234c : │ │ │ │ +000223b0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #952]! @ 0x3b8 │ │ │ │ │ │ │ │ -00022358 : │ │ │ │ +000223bc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #944]! @ 0x3b0 │ │ │ │ │ │ │ │ -00022364 : │ │ │ │ +000223c8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #936]! @ 0x3a8 │ │ │ │ │ │ │ │ -00022370 : │ │ │ │ +000223d4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #928]! @ 0x3a0 │ │ │ │ │ │ │ │ -0002237c : │ │ │ │ +000223e0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #920]! @ 0x398 │ │ │ │ │ │ │ │ -00022388 : │ │ │ │ +000223ec : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #912]! @ 0x390 │ │ │ │ │ │ │ │ -00022394 : │ │ │ │ +000223f8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #904]! @ 0x388 │ │ │ │ │ │ │ │ -000223a0 : │ │ │ │ +00022404 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #896]! @ 0x380 │ │ │ │ │ │ │ │ -000223ac : │ │ │ │ +00022410 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #888]! @ 0x378 │ │ │ │ │ │ │ │ -000223b8 : │ │ │ │ +0002241c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #880]! @ 0x370 │ │ │ │ │ │ │ │ -000223c4 : │ │ │ │ +00022428 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #872]! @ 0x368 │ │ │ │ │ │ │ │ -000223d0 : │ │ │ │ +00022434 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #864]! @ 0x360 │ │ │ │ │ │ │ │ -000223dc : │ │ │ │ +00022440 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #856]! @ 0x358 │ │ │ │ │ │ │ │ -000223e8 : │ │ │ │ +0002244c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #848]! @ 0x350 │ │ │ │ │ │ │ │ -000223f4 : │ │ │ │ +00022458 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #840]! @ 0x348 │ │ │ │ │ │ │ │ -00022400 : │ │ │ │ +00022464 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #832]! @ 0x340 │ │ │ │ │ │ │ │ -0002240c : │ │ │ │ +00022470 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #824]! @ 0x338 │ │ │ │ │ │ │ │ -00022418 : │ │ │ │ +0002247c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #816]! @ 0x330 │ │ │ │ │ │ │ │ -00022424 : │ │ │ │ +00022488 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #808]! @ 0x328 │ │ │ │ │ │ │ │ -00022430 : │ │ │ │ +00022494 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #800]! @ 0x320 │ │ │ │ │ │ │ │ -0002243c : │ │ │ │ +000224a0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #792]! @ 0x318 │ │ │ │ │ │ │ │ -00022448 : │ │ │ │ +000224ac : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #784]! @ 0x310 │ │ │ │ │ │ │ │ -00022454 : │ │ │ │ +000224b8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #776]! @ 0x308 │ │ │ │ │ │ │ │ -00022460 : │ │ │ │ +000224c4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #768]! @ 0x300 │ │ │ │ │ │ │ │ -0002246c : │ │ │ │ +000224d0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #760]! @ 0x2f8 │ │ │ │ │ │ │ │ -00022478 : │ │ │ │ +000224dc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #752]! @ 0x2f0 │ │ │ │ │ │ │ │ -00022484 : │ │ │ │ +000224e8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #744]! @ 0x2e8 │ │ │ │ │ │ │ │ -00022490 : │ │ │ │ +000224f4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #736]! @ 0x2e0 │ │ │ │ │ │ │ │ -0002249c : │ │ │ │ +00022500 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #728]! @ 0x2d8 │ │ │ │ │ │ │ │ -000224a8 : │ │ │ │ +0002250c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #720]! @ 0x2d0 │ │ │ │ │ │ │ │ -000224b4 : │ │ │ │ +00022518 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #712]! @ 0x2c8 │ │ │ │ │ │ │ │ -000224c0 : │ │ │ │ +00022524 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #704]! @ 0x2c0 │ │ │ │ │ │ │ │ -000224cc : │ │ │ │ +00022530 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #696]! @ 0x2b8 │ │ │ │ │ │ │ │ -000224d8 : │ │ │ │ +0002253c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #688]! @ 0x2b0 │ │ │ │ │ │ │ │ -000224e4 : │ │ │ │ +00022548 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #680]! @ 0x2a8 │ │ │ │ │ │ │ │ -000224f0 : │ │ │ │ +00022554 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #672]! @ 0x2a0 │ │ │ │ │ │ │ │ -000224fc : │ │ │ │ +00022560 <__glob64_time64@plt>: │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #664]! @ 0x298 │ │ │ │ │ │ │ │ -00022508 : │ │ │ │ +0002256c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #656]! @ 0x290 │ │ │ │ │ │ │ │ -00022514 : │ │ │ │ +00022578 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #648]! @ 0x288 │ │ │ │ │ │ │ │ -00022520 : │ │ │ │ +00022584 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #640]! @ 0x280 │ │ │ │ │ │ │ │ -0002252c : │ │ │ │ +00022590 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #632]! @ 0x278 │ │ │ │ │ │ │ │ -00022538 : │ │ │ │ +0002259c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #624]! @ 0x270 │ │ │ │ │ │ │ │ -00022544 : │ │ │ │ +000225a8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #616]! @ 0x268 │ │ │ │ │ │ │ │ -00022550 : │ │ │ │ +000225b4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #608]! @ 0x260 │ │ │ │ │ │ │ │ -0002255c : │ │ │ │ +000225c0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #600]! @ 0x258 │ │ │ │ │ │ │ │ -00022568 : │ │ │ │ +000225cc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #592]! @ 0x250 │ │ │ │ │ │ │ │ -00022574 : │ │ │ │ +000225d8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #584]! @ 0x248 │ │ │ │ │ │ │ │ -00022580 : │ │ │ │ +000225e4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #576]! @ 0x240 │ │ │ │ │ │ │ │ -0002258c : │ │ │ │ +000225f0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #568]! @ 0x238 │ │ │ │ │ │ │ │ -00022598 : │ │ │ │ +000225fc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #560]! @ 0x230 │ │ │ │ │ │ │ │ -000225a4 : │ │ │ │ +00022608 <__libc_start_main@plt>: │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #552]! @ 0x228 │ │ │ │ │ │ │ │ -000225b0 : │ │ │ │ +00022614 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #544]! @ 0x220 │ │ │ │ │ │ │ │ -000225bc : │ │ │ │ +00022620 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #536]! @ 0x218 │ │ │ │ │ │ │ │ -000225c8 : │ │ │ │ +0002262c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #528]! @ 0x210 │ │ │ │ │ │ │ │ -000225d4 : │ │ │ │ +00022638 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #520]! @ 0x208 │ │ │ │ │ │ │ │ -000225e0 : │ │ │ │ +00022644 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #512]! @ 0x200 │ │ │ │ │ │ │ │ -000225ec : │ │ │ │ +00022650 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #504]! @ 0x1f8 │ │ │ │ │ │ │ │ -000225f8 : │ │ │ │ +0002265c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #496]! @ 0x1f0 │ │ │ │ │ │ │ │ -00022604 <__glob64_time64@plt>: │ │ │ │ +00022668 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #488]! @ 0x1e8 │ │ │ │ │ │ │ │ -00022610 : │ │ │ │ +00022674 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #480]! @ 0x1e0 │ │ │ │ │ │ │ │ -0002261c : │ │ │ │ +00022680 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #472]! @ 0x1d8 │ │ │ │ │ │ │ │ -00022628 : │ │ │ │ +0002268c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #464]! @ 0x1d0 │ │ │ │ │ │ │ │ -00022634 : │ │ │ │ +00022698 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #456]! @ 0x1c8 │ │ │ │ │ │ │ │ -00022640 : │ │ │ │ +000226a4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #448]! @ 0x1c0 │ │ │ │ │ │ │ │ -0002264c : │ │ │ │ +000226b0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #440]! @ 0x1b8 │ │ │ │ │ │ │ │ -00022658 : │ │ │ │ +000226bc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #432]! @ 0x1b0 │ │ │ │ │ │ │ │ -00022664 : │ │ │ │ +000226c8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #424]! @ 0x1a8 │ │ │ │ │ │ │ │ -00022670 : │ │ │ │ +000226d4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #416]! @ 0x1a0 │ │ │ │ │ │ │ │ -0002267c : │ │ │ │ +000226e0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #408]! @ 0x198 │ │ │ │ │ │ │ │ -00022688 : │ │ │ │ +000226ec : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #400]! @ 0x190 │ │ │ │ │ │ │ │ -00022694 : │ │ │ │ +000226f8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #392]! @ 0x188 │ │ │ │ │ │ │ │ -000226a0 : │ │ │ │ +00022704 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #384]! @ 0x180 │ │ │ │ │ │ │ │ -000226ac <__libc_start_main@plt>: │ │ │ │ +00022710 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #376]! @ 0x178 │ │ │ │ │ │ │ │ -000226b8 : │ │ │ │ +0002271c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #368]! @ 0x170 │ │ │ │ │ │ │ │ -000226c4 : │ │ │ │ +00022728 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #360]! @ 0x168 │ │ │ │ │ │ │ │ -000226d0 : │ │ │ │ +00022734 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #352]! @ 0x160 │ │ │ │ │ │ │ │ -000226dc : │ │ │ │ +00022740 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #344]! @ 0x158 │ │ │ │ │ │ │ │ -000226e8 : │ │ │ │ +0002274c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #336]! @ 0x150 │ │ │ │ │ │ │ │ -000226f4 : │ │ │ │ +00022758 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #328]! @ 0x148 │ │ │ │ │ │ │ │ -00022700 : │ │ │ │ +00022764 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #320]! @ 0x140 │ │ │ │ │ │ │ │ -0002270c : │ │ │ │ +00022770 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #312]! @ 0x138 │ │ │ │ │ │ │ │ -00022718 : │ │ │ │ +0002277c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #304]! @ 0x130 │ │ │ │ │ │ │ │ -00022724 : │ │ │ │ +00022788 <__fcntl_time64@plt>: │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #296]! @ 0x128 │ │ │ │ │ │ │ │ -00022730 : │ │ │ │ +00022794 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #288]! @ 0x120 │ │ │ │ │ │ │ │ -0002273c : │ │ │ │ +000227a0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #280]! @ 0x118 │ │ │ │ │ │ │ │ -00022748 : │ │ │ │ +000227ac : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #272]! @ 0x110 │ │ │ │ │ │ │ │ -00022754 : │ │ │ │ +000227b8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #264]! @ 0x108 │ │ │ │ │ │ │ │ -00022760 : │ │ │ │ +000227c4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #256]! @ 0x100 │ │ │ │ │ │ │ │ -0002276c : │ │ │ │ +000227d0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #248]! @ 0xf8 │ │ │ │ │ │ │ │ -00022778 : │ │ │ │ +000227dc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #240]! @ 0xf0 │ │ │ │ │ │ │ │ -00022784 : │ │ │ │ +000227e8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #232]! @ 0xe8 │ │ │ │ │ │ │ │ -00022790 : │ │ │ │ +000227f4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #224]! @ 0xe0 │ │ │ │ │ │ │ │ -0002279c : │ │ │ │ +00022800 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #216]! @ 0xd8 │ │ │ │ │ │ │ │ -000227a8 : │ │ │ │ +0002280c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #208]! @ 0xd0 │ │ │ │ │ │ │ │ -000227b4 : │ │ │ │ +00022818 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #200]! @ 0xc8 │ │ │ │ │ │ │ │ -000227c0 : │ │ │ │ +00022824 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #192]! @ 0xc0 │ │ │ │ │ │ │ │ -000227cc : │ │ │ │ +00022830 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #184]! @ 0xb8 │ │ │ │ │ │ │ │ -000227d8 : │ │ │ │ +0002283c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #176]! @ 0xb0 │ │ │ │ │ │ │ │ -000227e4 : │ │ │ │ +00022848 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #168]! @ 0xa8 │ │ │ │ │ │ │ │ -000227f0 : │ │ │ │ +00022854 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #160]! @ 0xa0 │ │ │ │ │ │ │ │ -000227fc : │ │ │ │ +00022860 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #152]! @ 0x98 │ │ │ │ │ │ │ │ -00022808 : │ │ │ │ +0002286c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #144]! @ 0x90 │ │ │ │ │ │ │ │ -00022814 : │ │ │ │ +00022878 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #136]! @ 0x88 │ │ │ │ │ │ │ │ -00022820 : │ │ │ │ +00022884 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #128]! @ 0x80 │ │ │ │ │ │ │ │ -0002282c <__fcntl_time64@plt>: │ │ │ │ +00022890 <__ctype_b_loc@plt>: │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #120]! @ 0x78 │ │ │ │ │ │ │ │ -00022838 : │ │ │ │ +0002289c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #112]! @ 0x70 │ │ │ │ │ │ │ │ -00022844 : │ │ │ │ +000228a8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #104]! @ 0x68 │ │ │ │ │ │ │ │ -00022850 : │ │ │ │ +000228b4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #96]! @ 0x60 │ │ │ │ │ │ │ │ -0002285c : │ │ │ │ +000228c0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #88]! @ 0x58 │ │ │ │ │ │ │ │ -00022868 : │ │ │ │ +000228cc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #80]! @ 0x50 │ │ │ │ │ │ │ │ -00022874 : │ │ │ │ +000228d8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #72]! @ 0x48 │ │ │ │ │ │ │ │ -00022880 : │ │ │ │ +000228e4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #64]! @ 0x40 │ │ │ │ │ │ │ │ -0002288c : │ │ │ │ +000228f0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #56]! @ 0x38 │ │ │ │ │ │ │ │ -00022898 : │ │ │ │ +000228fc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #48]! @ 0x30 │ │ │ │ │ │ │ │ -000228a4 : │ │ │ │ +00022908 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #40]! @ 0x28 │ │ │ │ │ │ │ │ -000228b0 : │ │ │ │ +00022914 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #32]! │ │ │ │ │ │ │ │ -000228bc : │ │ │ │ +00022920 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #24]! │ │ │ │ │ │ │ │ -000228c8 : │ │ │ │ +0002292c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #16]! │ │ │ │ │ │ │ │ -000228d4 : │ │ │ │ +00022938 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #8]! │ │ │ │ │ │ │ │ -000228e0 : │ │ │ │ +00022944 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #28, 20 @ 0x1c000 │ │ │ │ + add ip, ip, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [ip, #0]! │ │ │ │ │ │ │ │ -000228ec : │ │ │ │ +00022950 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #4088]! @ 0xff8 │ │ │ │ │ │ │ │ -000228f8 : │ │ │ │ +0002295c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #4080]! @ 0xff0 │ │ │ │ │ │ │ │ -00022904 : │ │ │ │ +00022968 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #4072]! @ 0xfe8 │ │ │ │ │ │ │ │ -00022910 : │ │ │ │ +00022974 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #4064]! @ 0xfe0 │ │ │ │ │ │ │ │ -0002291c : │ │ │ │ +00022980 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #4056]! @ 0xfd8 │ │ │ │ │ │ │ │ -00022928 : │ │ │ │ +0002298c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #4048]! @ 0xfd0 │ │ │ │ │ │ │ │ -00022934 <__ctype_b_loc@plt>: │ │ │ │ +00022998 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #4040]! @ 0xfc8 │ │ │ │ │ │ │ │ -00022940 : │ │ │ │ +000229a4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #4032]! @ 0xfc0 │ │ │ │ │ │ │ │ -0002294c : │ │ │ │ +000229b0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #4024]! @ 0xfb8 │ │ │ │ │ │ │ │ -00022958 : │ │ │ │ +000229bc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #4016]! @ 0xfb0 │ │ │ │ │ │ │ │ -00022964 : │ │ │ │ +000229c8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #4008]! @ 0xfa8 │ │ │ │ │ │ │ │ -00022970 : │ │ │ │ +000229d4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #4000]! @ 0xfa0 │ │ │ │ │ │ │ │ -0002297c : │ │ │ │ +000229e0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3992]! @ 0xf98 │ │ │ │ │ │ │ │ -00022988 : │ │ │ │ +000229ec : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3984]! @ 0xf90 │ │ │ │ │ │ │ │ -00022994 : │ │ │ │ +000229f8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3976]! @ 0xf88 │ │ │ │ │ │ │ │ -000229a0 : │ │ │ │ +00022a04 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3968]! @ 0xf80 │ │ │ │ │ │ │ │ -000229ac : │ │ │ │ +00022a10 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3960]! @ 0xf78 │ │ │ │ │ │ │ │ -000229b8 : │ │ │ │ +00022a1c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3952]! @ 0xf70 │ │ │ │ │ │ │ │ -000229c4 : │ │ │ │ +00022a28 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3944]! @ 0xf68 │ │ │ │ │ │ │ │ -000229d0 : │ │ │ │ +00022a34 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3936]! @ 0xf60 │ │ │ │ │ │ │ │ -000229dc : │ │ │ │ +00022a40 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3928]! @ 0xf58 │ │ │ │ │ │ │ │ -000229e8 : │ │ │ │ +00022a4c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3920]! @ 0xf50 │ │ │ │ │ │ │ │ -000229f4 : │ │ │ │ +00022a58 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3912]! @ 0xf48 │ │ │ │ │ │ │ │ -00022a00 : │ │ │ │ +00022a64 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3904]! @ 0xf40 │ │ │ │ │ │ │ │ -00022a0c : │ │ │ │ +00022a70 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3896]! @ 0xf38 │ │ │ │ │ │ │ │ -00022a18 : │ │ │ │ +00022a7c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3888]! @ 0xf30 │ │ │ │ │ │ │ │ -00022a24 : │ │ │ │ +00022a88 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3880]! @ 0xf28 │ │ │ │ │ │ │ │ -00022a30 : │ │ │ │ +00022a94 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3872]! @ 0xf20 │ │ │ │ │ │ │ │ -00022a3c : │ │ │ │ +00022aa0 <__stat64_time64@plt>: │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3864]! @ 0xf18 │ │ │ │ │ │ │ │ -00022a48 : │ │ │ │ +00022aac : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3856]! @ 0xf10 │ │ │ │ │ │ │ │ -00022a54 : │ │ │ │ +00022ab8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3848]! @ 0xf08 │ │ │ │ │ │ │ │ -00022a60 : │ │ │ │ +00022ac4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3840]! @ 0xf00 │ │ │ │ │ │ │ │ -00022a6c : │ │ │ │ +00022ad0 <__gmon_start__@plt>: │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3832]! @ 0xef8 │ │ │ │ │ │ │ │ -00022a78 : │ │ │ │ +00022adc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3824]! @ 0xef0 │ │ │ │ │ │ │ │ -00022a84 : │ │ │ │ +00022ae8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3816]! @ 0xee8 │ │ │ │ │ │ │ │ -00022a90 : │ │ │ │ +00022af4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3808]! @ 0xee0 │ │ │ │ │ │ │ │ -00022a9c : │ │ │ │ +00022b00 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3800]! @ 0xed8 │ │ │ │ │ │ │ │ -00022aa8 : │ │ │ │ +00022b0c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3792]! @ 0xed0 │ │ │ │ │ │ │ │ -00022ab4 : │ │ │ │ +00022b18 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3784]! @ 0xec8 │ │ │ │ │ │ │ │ -00022ac0 : │ │ │ │ +00022b24 <_exit@plt>: │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3776]! @ 0xec0 │ │ │ │ │ │ │ │ -00022acc : │ │ │ │ +00022b30 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3768]! @ 0xeb8 │ │ │ │ │ │ │ │ -00022ad8 : │ │ │ │ +00022b3c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3760]! @ 0xeb0 │ │ │ │ │ │ │ │ -00022ae4 : │ │ │ │ +00022b48 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3752]! @ 0xea8 │ │ │ │ │ │ │ │ -00022af0 : │ │ │ │ +00022b54 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3744]! @ 0xea0 │ │ │ │ │ │ │ │ -00022afc : │ │ │ │ +00022b60 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3736]! @ 0xe98 │ │ │ │ │ │ │ │ -00022b08 : │ │ │ │ +00022b6c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3728]! @ 0xe90 │ │ │ │ │ │ │ │ -00022b14 : │ │ │ │ +00022b78 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3720]! @ 0xe88 │ │ │ │ │ │ │ │ -00022b20 : │ │ │ │ +00022b84 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3712]! @ 0xe80 │ │ │ │ │ │ │ │ -00022b2c : │ │ │ │ +00022b90 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3704]! @ 0xe78 │ │ │ │ │ │ │ │ -00022b38 : │ │ │ │ +00022b9c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3696]! @ 0xe70 │ │ │ │ │ │ │ │ -00022b44 <__stat64_time64@plt>: │ │ │ │ +00022ba8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3688]! @ 0xe68 │ │ │ │ │ │ │ │ -00022b50 : │ │ │ │ +00022bb4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3680]! @ 0xe60 │ │ │ │ │ │ │ │ -00022b5c : │ │ │ │ +00022bc0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3672]! @ 0xe58 │ │ │ │ │ │ │ │ -00022b68 : │ │ │ │ +00022bcc <__fdelt_chk@plt>: │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3664]! @ 0xe50 │ │ │ │ │ │ │ │ -00022b74 <__gmon_start__@plt>: │ │ │ │ +00022bd8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3656]! @ 0xe48 │ │ │ │ │ │ │ │ -00022b80 : │ │ │ │ +00022be4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3648]! @ 0xe40 │ │ │ │ │ │ │ │ -00022b8c : │ │ │ │ +00022bf0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3640]! @ 0xe38 │ │ │ │ │ │ │ │ -00022b98 : │ │ │ │ +00022bfc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3632]! @ 0xe30 │ │ │ │ │ │ │ │ -00022ba4 : │ │ │ │ +00022c08 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3624]! @ 0xe28 │ │ │ │ │ │ │ │ -00022bb0 : │ │ │ │ +00022c14 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3616]! @ 0xe20 │ │ │ │ │ │ │ │ -00022bbc : │ │ │ │ +00022c20 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3608]! @ 0xe18 │ │ │ │ │ │ │ │ -00022bc8 <_exit@plt>: │ │ │ │ +00022c2c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3600]! @ 0xe10 │ │ │ │ │ │ │ │ -00022bd4 : │ │ │ │ +00022c38 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3592]! @ 0xe08 │ │ │ │ │ │ │ │ -00022be0 : │ │ │ │ +00022c44 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3584]! @ 0xe00 │ │ │ │ │ │ │ │ -00022bec : │ │ │ │ +00022c50 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3576]! @ 0xdf8 │ │ │ │ │ │ │ │ -00022bf8 : │ │ │ │ +00022c5c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3568]! @ 0xdf0 │ │ │ │ │ │ │ │ -00022c04 : │ │ │ │ +00022c68 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3560]! @ 0xde8 │ │ │ │ │ │ │ │ -00022c10 : │ │ │ │ +00022c74 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3552]! @ 0xde0 │ │ │ │ │ │ │ │ -00022c1c : │ │ │ │ +00022c80 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3544]! @ 0xdd8 │ │ │ │ │ │ │ │ -00022c28 : │ │ │ │ +00022c8c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3536]! @ 0xdd0 │ │ │ │ │ │ │ │ -00022c34 : │ │ │ │ +00022c98 <__select64@plt>: │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3528]! @ 0xdc8 │ │ │ │ │ │ │ │ -00022c40 : │ │ │ │ +00022ca4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3520]! @ 0xdc0 │ │ │ │ │ │ │ │ -00022c4c : │ │ │ │ +00022cb0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3512]! @ 0xdb8 │ │ │ │ │ │ │ │ -00022c58 : │ │ │ │ +00022cbc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3504]! @ 0xdb0 │ │ │ │ │ │ │ │ -00022c64 : │ │ │ │ +00022cc8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3496]! @ 0xda8 │ │ │ │ │ │ │ │ -00022c70 <__fdelt_chk@plt>: │ │ │ │ +00022cd4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3488]! @ 0xda0 │ │ │ │ │ │ │ │ -00022c7c : │ │ │ │ +00022ce0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3480]! @ 0xd98 │ │ │ │ │ │ │ │ -00022c88 : │ │ │ │ +00022cec : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3472]! @ 0xd90 │ │ │ │ │ │ │ │ -00022c94 : │ │ │ │ +00022cf8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3464]! @ 0xd88 │ │ │ │ │ │ │ │ -00022ca0 : │ │ │ │ +00022d04 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3456]! @ 0xd80 │ │ │ │ │ │ │ │ -00022cac : │ │ │ │ +00022d10 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3448]! @ 0xd78 │ │ │ │ │ │ │ │ -00022cb8 : │ │ │ │ +00022d1c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3440]! @ 0xd70 │ │ │ │ │ │ │ │ -00022cc4 : │ │ │ │ +00022d28 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3432]! @ 0xd68 │ │ │ │ │ │ │ │ -00022cd0 : │ │ │ │ +00022d34 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3424]! @ 0xd60 │ │ │ │ │ │ │ │ -00022cdc : │ │ │ │ +00022d40 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3416]! @ 0xd58 │ │ │ │ │ │ │ │ -00022ce8 : │ │ │ │ +00022d4c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3408]! @ 0xd50 │ │ │ │ │ │ │ │ -00022cf4 : │ │ │ │ +00022d58 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3400]! @ 0xd48 │ │ │ │ │ │ │ │ -00022d00 : │ │ │ │ +00022d64 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3392]! @ 0xd40 │ │ │ │ │ │ │ │ -00022d0c : │ │ │ │ +00022d70 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3384]! @ 0xd38 │ │ │ │ │ │ │ │ -00022d18 : │ │ │ │ +00022d7c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3376]! @ 0xd30 │ │ │ │ │ │ │ │ -00022d24 : │ │ │ │ +00022d88 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3368]! @ 0xd28 │ │ │ │ │ │ │ │ -00022d30 : │ │ │ │ +00022d94 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3360]! @ 0xd20 │ │ │ │ │ │ │ │ -00022d3c <__select64@plt>: │ │ │ │ +00022da0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3352]! @ 0xd18 │ │ │ │ │ │ │ │ -00022d48 : │ │ │ │ +00022dac : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3344]! @ 0xd10 │ │ │ │ │ │ │ │ -00022d54 : │ │ │ │ +00022db8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3336]! @ 0xd08 │ │ │ │ │ │ │ │ -00022d60 : │ │ │ │ +00022dc4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3328]! @ 0xd00 │ │ │ │ │ │ │ │ -00022d6c : │ │ │ │ +00022dd0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3320]! @ 0xcf8 │ │ │ │ │ │ │ │ -00022d78 : │ │ │ │ +00022ddc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3312]! @ 0xcf0 │ │ │ │ │ │ │ │ -00022d84 : │ │ │ │ +00022de8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3304]! @ 0xce8 │ │ │ │ │ │ │ │ -00022d90 : │ │ │ │ +00022df4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3296]! @ 0xce0 │ │ │ │ │ │ │ │ -00022d9c : │ │ │ │ +00022e00 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3288]! @ 0xcd8 │ │ │ │ │ │ │ │ -00022da8 : │ │ │ │ +00022e0c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3280]! @ 0xcd0 │ │ │ │ │ │ │ │ -00022db4 : │ │ │ │ +00022e18 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3272]! @ 0xcc8 │ │ │ │ │ │ │ │ -00022dc0 : │ │ │ │ +00022e24 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3264]! @ 0xcc0 │ │ │ │ │ │ │ │ -00022dcc : │ │ │ │ +00022e30 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3256]! @ 0xcb8 │ │ │ │ │ │ │ │ -00022dd8 : │ │ │ │ +00022e3c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3248]! @ 0xcb0 │ │ │ │ │ │ │ │ -00022de4 : │ │ │ │ +00022e48 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3240]! @ 0xca8 │ │ │ │ │ │ │ │ -00022df0 : │ │ │ │ +00022e54 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3232]! @ 0xca0 │ │ │ │ │ │ │ │ -00022dfc : │ │ │ │ +00022e60 <__lstat64_time64@plt>: │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3224]! @ 0xc98 │ │ │ │ │ │ │ │ -00022e08 : │ │ │ │ +00022e6c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3216]! @ 0xc90 │ │ │ │ │ │ │ │ -00022e14 : │ │ │ │ +00022e78 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3208]! @ 0xc88 │ │ │ │ │ │ │ │ -00022e20 : │ │ │ │ +00022e84 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3200]! @ 0xc80 │ │ │ │ │ │ │ │ -00022e2c : │ │ │ │ +00022e90 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3192]! @ 0xc78 │ │ │ │ │ │ │ │ -00022e38 : │ │ │ │ +00022e9c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3184]! @ 0xc70 │ │ │ │ │ │ │ │ -00022e44 : │ │ │ │ +00022ea8 <__gettimeofday64@plt>: │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3176]! @ 0xc68 │ │ │ │ │ │ │ │ -00022e50 : │ │ │ │ +00022eb4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3168]! @ 0xc60 │ │ │ │ │ │ │ │ -00022e5c : │ │ │ │ +00022ec0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3160]! @ 0xc58 │ │ │ │ │ │ │ │ -00022e68 : │ │ │ │ +00022ecc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3152]! @ 0xc50 │ │ │ │ │ │ │ │ -00022e74 : │ │ │ │ +00022ed8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3144]! @ 0xc48 │ │ │ │ │ │ │ │ -00022e80 : │ │ │ │ +00022ee4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3136]! @ 0xc40 │ │ │ │ │ │ │ │ -00022e8c : │ │ │ │ +00022ef0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3128]! @ 0xc38 │ │ │ │ │ │ │ │ -00022e98 : │ │ │ │ +00022efc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3120]! @ 0xc30 │ │ │ │ │ │ │ │ -00022ea4 : │ │ │ │ +00022f08 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3112]! @ 0xc28 │ │ │ │ │ │ │ │ -00022eb0 : │ │ │ │ +00022f14 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3104]! @ 0xc20 │ │ │ │ │ │ │ │ -00022ebc : │ │ │ │ +00022f20 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3096]! @ 0xc18 │ │ │ │ │ │ │ │ -00022ec8 : │ │ │ │ +00022f2c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3088]! @ 0xc10 │ │ │ │ │ │ │ │ -00022ed4 : │ │ │ │ +00022f38 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3080]! @ 0xc08 │ │ │ │ │ │ │ │ -00022ee0 : │ │ │ │ +00022f44 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3072]! @ 0xc00 │ │ │ │ │ │ │ │ -00022eec : │ │ │ │ +00022f50 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3064]! @ 0xbf8 │ │ │ │ │ │ │ │ -00022ef8 : │ │ │ │ +00022f5c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3056]! @ 0xbf0 │ │ │ │ │ │ │ │ -00022f04 <__lstat64_time64@plt>: │ │ │ │ +00022f68 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3048]! @ 0xbe8 │ │ │ │ │ │ │ │ -00022f10 : │ │ │ │ +00022f74 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3040]! @ 0xbe0 │ │ │ │ │ │ │ │ -00022f1c : │ │ │ │ +00022f80 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3032]! @ 0xbd8 │ │ │ │ │ │ │ │ -00022f28 : │ │ │ │ +00022f8c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3024]! @ 0xbd0 │ │ │ │ │ │ │ │ -00022f34 : │ │ │ │ +00022f98 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3016]! @ 0xbc8 │ │ │ │ │ │ │ │ -00022f40 : │ │ │ │ +00022fa4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3008]! @ 0xbc0 │ │ │ │ │ │ │ │ -00022f4c <__gettimeofday64@plt>: │ │ │ │ +00022fb0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #3000]! @ 0xbb8 │ │ │ │ │ │ │ │ -00022f58 : │ │ │ │ +00022fbc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2992]! @ 0xbb0 │ │ │ │ │ │ │ │ -00022f64 : │ │ │ │ +00022fc8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2984]! @ 0xba8 │ │ │ │ │ │ │ │ -00022f70 : │ │ │ │ +00022fd4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2976]! @ 0xba0 │ │ │ │ │ │ │ │ -00022f7c : │ │ │ │ +00022fe0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2968]! @ 0xb98 │ │ │ │ │ │ │ │ -00022f88 : │ │ │ │ +00022fec : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2960]! @ 0xb90 │ │ │ │ │ │ │ │ -00022f94 : │ │ │ │ +00022ff8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2952]! @ 0xb88 │ │ │ │ │ │ │ │ -00022fa0 : │ │ │ │ +00023004 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2944]! @ 0xb80 │ │ │ │ │ │ │ │ -00022fac : │ │ │ │ +00023010 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2936]! @ 0xb78 │ │ │ │ │ │ │ │ -00022fb8 : │ │ │ │ +0002301c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2928]! @ 0xb70 │ │ │ │ │ │ │ │ -00022fc4 : │ │ │ │ +00023028 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2920]! @ 0xb68 │ │ │ │ │ │ │ │ -00022fd0 : │ │ │ │ +00023034 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2912]! @ 0xb60 │ │ │ │ │ │ │ │ -00022fdc : │ │ │ │ +00023040 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2904]! @ 0xb58 │ │ │ │ │ │ │ │ -00022fe8 : │ │ │ │ +0002304c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2896]! @ 0xb50 │ │ │ │ │ │ │ │ -00022ff4 : │ │ │ │ +00023058 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2888]! @ 0xb48 │ │ │ │ │ │ │ │ -00023000 : │ │ │ │ +00023064 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2880]! @ 0xb40 │ │ │ │ │ │ │ │ -0002300c : │ │ │ │ +00023070 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2872]! @ 0xb38 │ │ │ │ │ │ │ │ -00023018 : │ │ │ │ +0002307c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2864]! @ 0xb30 │ │ │ │ │ │ │ │ -00023024 : │ │ │ │ +00023088 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2856]! @ 0xb28 │ │ │ │ │ │ │ │ -00023030 : │ │ │ │ +00023094 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2848]! @ 0xb20 │ │ │ │ │ │ │ │ -0002303c : │ │ │ │ +000230a0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2840]! @ 0xb18 │ │ │ │ │ │ │ │ -00023048 : │ │ │ │ +000230ac : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2832]! @ 0xb10 │ │ │ │ │ │ │ │ -00023054 : │ │ │ │ +000230b8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2824]! @ 0xb08 │ │ │ │ │ │ │ │ -00023060 : │ │ │ │ +000230c4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2816]! @ 0xb00 │ │ │ │ │ │ │ │ -0002306c : │ │ │ │ +000230d0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2808]! @ 0xaf8 │ │ │ │ │ │ │ │ -00023078 : │ │ │ │ +000230dc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2800]! @ 0xaf0 │ │ │ │ │ │ │ │ -00023084 : │ │ │ │ +000230e8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2792]! @ 0xae8 │ │ │ │ │ │ │ │ -00023090 : │ │ │ │ +000230f4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2784]! @ 0xae0 │ │ │ │ │ │ │ │ -0002309c : │ │ │ │ +00023100 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2776]! @ 0xad8 │ │ │ │ │ │ │ │ -000230a8 : │ │ │ │ +0002310c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2768]! @ 0xad0 │ │ │ │ │ │ │ │ -000230b4 : │ │ │ │ +00023118 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2760]! @ 0xac8 │ │ │ │ │ │ │ │ -000230c0 : │ │ │ │ +00023124 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2752]! @ 0xac0 │ │ │ │ │ │ │ │ -000230cc : │ │ │ │ +00023130 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2744]! @ 0xab8 │ │ │ │ │ │ │ │ -000230d8 : │ │ │ │ +0002313c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2736]! @ 0xab0 │ │ │ │ │ │ │ │ -000230e4 : │ │ │ │ +00023148 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2728]! @ 0xaa8 │ │ │ │ │ │ │ │ -000230f0 : │ │ │ │ +00023154 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2720]! @ 0xaa0 │ │ │ │ │ │ │ │ -000230fc : │ │ │ │ +00023160 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2712]! @ 0xa98 │ │ │ │ │ │ │ │ -00023108 : │ │ │ │ +0002316c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2704]! @ 0xa90 │ │ │ │ │ │ │ │ -00023114 : │ │ │ │ +00023178 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2696]! @ 0xa88 │ │ │ │ │ │ │ │ -00023120 : │ │ │ │ +00023184 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2688]! @ 0xa80 │ │ │ │ │ │ │ │ -0002312c : │ │ │ │ +00023190 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2680]! @ 0xa78 │ │ │ │ │ │ │ │ -00023138 : │ │ │ │ +0002319c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2672]! @ 0xa70 │ │ │ │ │ │ │ │ -00023144 : │ │ │ │ +000231a8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2664]! @ 0xa68 │ │ │ │ │ │ │ │ -00023150 : │ │ │ │ +000231b4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2656]! @ 0xa60 │ │ │ │ │ │ │ │ -0002315c : │ │ │ │ +000231c0 <__fstat64_time64@plt>: │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2648]! @ 0xa58 │ │ │ │ │ │ │ │ -00023168 : │ │ │ │ +000231cc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2640]! @ 0xa50 │ │ │ │ │ │ │ │ -00023174 : │ │ │ │ +000231d8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2632]! @ 0xa48 │ │ │ │ │ │ │ │ -00023180 : │ │ │ │ +000231e4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2624]! @ 0xa40 │ │ │ │ │ │ │ │ -0002318c : │ │ │ │ +000231f0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2616]! @ 0xa38 │ │ │ │ │ │ │ │ -00023198 : │ │ │ │ +000231fc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2608]! @ 0xa30 │ │ │ │ │ │ │ │ -000231a4 : │ │ │ │ +00023208 <__printf_chk@plt>: │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2600]! @ 0xa28 │ │ │ │ │ │ │ │ -000231b0 : │ │ │ │ +00023214 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2592]! @ 0xa20 │ │ │ │ │ │ │ │ -000231bc : │ │ │ │ +00023220 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2584]! @ 0xa18 │ │ │ │ │ │ │ │ -000231c8 : │ │ │ │ +0002322c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2576]! @ 0xa10 │ │ │ │ │ │ │ │ -000231d4 : │ │ │ │ +00023238 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2568]! @ 0xa08 │ │ │ │ │ │ │ │ -000231e0 : │ │ │ │ +00023244 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2560]! @ 0xa00 │ │ │ │ │ │ │ │ -000231ec : │ │ │ │ +00023250 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2552]! @ 0x9f8 │ │ │ │ │ │ │ │ -000231f8 : │ │ │ │ +0002325c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2544]! @ 0x9f0 │ │ │ │ │ │ │ │ -00023204 : │ │ │ │ +00023268 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2536]! @ 0x9e8 │ │ │ │ │ │ │ │ -00023210 : │ │ │ │ +00023274 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2528]! @ 0x9e0 │ │ │ │ │ │ │ │ -0002321c : │ │ │ │ +00023280 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2520]! @ 0x9d8 │ │ │ │ │ │ │ │ -00023228 : │ │ │ │ +0002328c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2512]! @ 0x9d0 │ │ │ │ │ │ │ │ -00023234 : │ │ │ │ +00023298 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2504]! @ 0x9c8 │ │ │ │ │ │ │ │ -00023240 : │ │ │ │ +000232a4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2496]! @ 0x9c0 │ │ │ │ │ │ │ │ -0002324c : │ │ │ │ +000232b0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2488]! @ 0x9b8 │ │ │ │ │ │ │ │ -00023258 : │ │ │ │ +000232bc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2480]! @ 0x9b0 │ │ │ │ │ │ │ │ -00023264 : │ │ │ │ +000232c8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2472]! @ 0x9a8 │ │ │ │ │ │ │ │ -00023270 <__fstat64_time64@plt>: │ │ │ │ +000232d4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2464]! @ 0x9a0 │ │ │ │ │ │ │ │ -0002327c : │ │ │ │ +000232e0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2456]! @ 0x998 │ │ │ │ │ │ │ │ -00023288 : │ │ │ │ +000232ec : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2448]! @ 0x990 │ │ │ │ │ │ │ │ -00023294 : │ │ │ │ +000232f8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2440]! @ 0x988 │ │ │ │ │ │ │ │ -000232a0 : │ │ │ │ +00023304 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2432]! @ 0x980 │ │ │ │ │ │ │ │ -000232ac : │ │ │ │ +00023310 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2424]! @ 0x978 │ │ │ │ │ │ │ │ -000232b8 : │ │ │ │ +0002331c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2416]! @ 0x970 │ │ │ │ │ │ │ │ -000232c4 <__printf_chk@plt>: │ │ │ │ +00023328 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2408]! @ 0x968 │ │ │ │ │ │ │ │ -000232d0 : │ │ │ │ +00023334 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2400]! @ 0x960 │ │ │ │ │ │ │ │ -000232dc : │ │ │ │ +00023340 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2392]! @ 0x958 │ │ │ │ │ │ │ │ -000232e8 : │ │ │ │ +0002334c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2384]! @ 0x950 │ │ │ │ │ │ │ │ -000232f4 : │ │ │ │ +00023358 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2376]! @ 0x948 │ │ │ │ │ │ │ │ -00023300 : │ │ │ │ +00023364 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2368]! @ 0x940 │ │ │ │ │ │ │ │ -0002330c : │ │ │ │ +00023370 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2360]! @ 0x938 │ │ │ │ │ │ │ │ -00023318 : │ │ │ │ +0002337c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2352]! @ 0x930 │ │ │ │ │ │ │ │ -00023324 : │ │ │ │ +00023388 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2344]! @ 0x928 │ │ │ │ │ │ │ │ -00023330 : │ │ │ │ +00023394 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2336]! @ 0x920 │ │ │ │ │ │ │ │ -0002333c : │ │ │ │ +000233a0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2328]! @ 0x918 │ │ │ │ │ │ │ │ -00023348 : │ │ │ │ +000233ac : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2320]! @ 0x910 │ │ │ │ │ │ │ │ -00023354 : │ │ │ │ +000233b8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2312]! @ 0x908 │ │ │ │ │ │ │ │ -00023360 : │ │ │ │ +000233c4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2304]! @ 0x900 │ │ │ │ │ │ │ │ -0002336c : │ │ │ │ +000233d0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2296]! @ 0x8f8 │ │ │ │ │ │ │ │ -00023378 : │ │ │ │ +000233dc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2288]! @ 0x8f0 │ │ │ │ │ │ │ │ -00023384 : │ │ │ │ +000233e8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2280]! @ 0x8e8 │ │ │ │ │ │ │ │ -00023390 : │ │ │ │ +000233f4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2272]! @ 0x8e0 │ │ │ │ │ │ │ │ -0002339c : │ │ │ │ +00023400 <__ctype_toupper_loc@plt>: │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2264]! @ 0x8d8 │ │ │ │ │ │ │ │ -000233a8 : │ │ │ │ +0002340c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2256]! @ 0x8d0 │ │ │ │ │ │ │ │ -000233b4 : │ │ │ │ +00023418 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2248]! @ 0x8c8 │ │ │ │ │ │ │ │ -000233c0 : │ │ │ │ +00023424 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2240]! @ 0x8c0 │ │ │ │ │ │ │ │ -000233cc : │ │ │ │ +00023430 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2232]! @ 0x8b8 │ │ │ │ │ │ │ │ -000233d8 : │ │ │ │ +0002343c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2224]! @ 0x8b0 │ │ │ │ │ │ │ │ -000233e4 : │ │ │ │ +00023448 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2216]! @ 0x8a8 │ │ │ │ │ │ │ │ -000233f0 : │ │ │ │ +00023454 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2208]! @ 0x8a0 │ │ │ │ │ │ │ │ -000233fc : │ │ │ │ +00023460 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2200]! @ 0x898 │ │ │ │ │ │ │ │ -00023408 : │ │ │ │ +0002346c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2192]! @ 0x890 │ │ │ │ │ │ │ │ -00023414 : │ │ │ │ +00023478 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2184]! @ 0x888 │ │ │ │ │ │ │ │ -00023420 : │ │ │ │ +00023484 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2176]! @ 0x880 │ │ │ │ │ │ │ │ -0002342c : │ │ │ │ +00023490 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2168]! @ 0x878 │ │ │ │ │ │ │ │ -00023438 : │ │ │ │ +0002349c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2160]! @ 0x870 │ │ │ │ │ │ │ │ -00023444 : │ │ │ │ +000234a8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2152]! @ 0x868 │ │ │ │ │ │ │ │ -00023450 : │ │ │ │ +000234b4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2144]! @ 0x860 │ │ │ │ │ │ │ │ -0002345c : │ │ │ │ +000234c0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2136]! @ 0x858 │ │ │ │ │ │ │ │ -00023468 : │ │ │ │ +000234cc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2128]! @ 0x850 │ │ │ │ │ │ │ │ -00023474 : │ │ │ │ +000234d8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2120]! @ 0x848 │ │ │ │ │ │ │ │ -00023480 : │ │ │ │ +000234e4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2112]! @ 0x840 │ │ │ │ │ │ │ │ -0002348c : │ │ │ │ +000234f0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2104]! @ 0x838 │ │ │ │ │ │ │ │ -00023498 : │ │ │ │ +000234fc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2096]! @ 0x830 │ │ │ │ │ │ │ │ -000234a4 : │ │ │ │ +00023508 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2088]! @ 0x828 │ │ │ │ │ │ │ │ -000234b0 : │ │ │ │ +00023514 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2080]! @ 0x820 │ │ │ │ │ │ │ │ -000234bc <__ctype_toupper_loc@plt>: │ │ │ │ +00023520 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2072]! @ 0x818 │ │ │ │ │ │ │ │ -000234c8 : │ │ │ │ +0002352c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2064]! @ 0x810 │ │ │ │ │ │ │ │ -000234d4 : │ │ │ │ +00023538 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2056]! @ 0x808 │ │ │ │ │ │ │ │ -000234e0 : │ │ │ │ +00023544 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2048]! @ 0x800 │ │ │ │ │ │ │ │ -000234ec : │ │ │ │ +00023550 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2040]! @ 0x7f8 │ │ │ │ │ │ │ │ -000234f8 : │ │ │ │ +0002355c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2032]! @ 0x7f0 │ │ │ │ │ │ │ │ -00023504 : │ │ │ │ +00023568 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2024]! @ 0x7e8 │ │ │ │ │ │ │ │ -00023510 : │ │ │ │ +00023574 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2016]! @ 0x7e0 │ │ │ │ │ │ │ │ -0002351c : │ │ │ │ +00023580 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2008]! @ 0x7d8 │ │ │ │ │ │ │ │ -00023528 : │ │ │ │ +0002358c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #2000]! @ 0x7d0 │ │ │ │ │ │ │ │ -00023534 : │ │ │ │ +00023598 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1992]! @ 0x7c8 │ │ │ │ │ │ │ │ -00023540 : │ │ │ │ +000235a4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1984]! @ 0x7c0 │ │ │ │ │ │ │ │ -0002354c : │ │ │ │ +000235b0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1976]! @ 0x7b8 │ │ │ │ │ │ │ │ -00023558 : │ │ │ │ +000235bc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1968]! @ 0x7b0 │ │ │ │ │ │ │ │ -00023564 : │ │ │ │ +000235c8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1960]! @ 0x7a8 │ │ │ │ │ │ │ │ -00023570 : │ │ │ │ +000235d4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1952]! @ 0x7a0 │ │ │ │ │ │ │ │ -0002357c : │ │ │ │ +000235e0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1944]! @ 0x798 │ │ │ │ │ │ │ │ -00023588 : │ │ │ │ +000235ec : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1936]! @ 0x790 │ │ │ │ │ │ │ │ -00023594 : │ │ │ │ +000235f8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1928]! @ 0x788 │ │ │ │ │ │ │ │ -000235a0 : │ │ │ │ +00023604 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1920]! @ 0x780 │ │ │ │ │ │ │ │ -000235ac : │ │ │ │ +00023610 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1912]! @ 0x778 │ │ │ │ │ │ │ │ -000235b8 : │ │ │ │ +0002361c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1904]! @ 0x770 │ │ │ │ │ │ │ │ -000235c4 : │ │ │ │ +00023628 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1896]! @ 0x768 │ │ │ │ │ │ │ │ -000235d0 : │ │ │ │ +00023634 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1888]! @ 0x760 │ │ │ │ │ │ │ │ -000235dc : │ │ │ │ +00023640 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1880]! @ 0x758 │ │ │ │ │ │ │ │ -000235e8 : │ │ │ │ +0002364c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1872]! @ 0x750 │ │ │ │ │ │ │ │ -000235f4 : │ │ │ │ +00023658 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1864]! @ 0x748 │ │ │ │ │ │ │ │ -00023600 : │ │ │ │ +00023664 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1856]! @ 0x740 │ │ │ │ │ │ │ │ -0002360c : │ │ │ │ +00023670 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1848]! @ 0x738 │ │ │ │ │ │ │ │ -00023618 : │ │ │ │ +0002367c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1840]! @ 0x730 │ │ │ │ │ │ │ │ -00023624 : │ │ │ │ +00023688 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1832]! @ 0x728 │ │ │ │ │ │ │ │ -00023630 : │ │ │ │ +00023694 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1824]! @ 0x720 │ │ │ │ │ │ │ │ -0002363c : │ │ │ │ +000236a0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1816]! @ 0x718 │ │ │ │ │ │ │ │ -00023648 : │ │ │ │ +000236ac : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1808]! @ 0x710 │ │ │ │ │ │ │ │ -00023654 : │ │ │ │ +000236b8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1800]! @ 0x708 │ │ │ │ │ │ │ │ -00023660 : │ │ │ │ +000236c4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1792]! @ 0x700 │ │ │ │ │ │ │ │ -0002366c : │ │ │ │ +000236d0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1784]! @ 0x6f8 │ │ │ │ │ │ │ │ -00023678 : │ │ │ │ +000236dc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1776]! @ 0x6f0 │ │ │ │ │ │ │ │ -00023684 : │ │ │ │ +000236e8 <__isoc99_sscanf@plt>: │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1768]! @ 0x6e8 │ │ │ │ │ │ │ │ -00023690 : │ │ │ │ +000236f4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1760]! @ 0x6e0 │ │ │ │ │ │ │ │ -0002369c : │ │ │ │ +00023700 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1752]! @ 0x6d8 │ │ │ │ │ │ │ │ -000236a8 : │ │ │ │ +0002370c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1744]! @ 0x6d0 │ │ │ │ │ │ │ │ -000236b4 : │ │ │ │ +00023718 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1736]! @ 0x6c8 │ │ │ │ │ │ │ │ -000236c0 : │ │ │ │ +00023724 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1728]! @ 0x6c0 │ │ │ │ │ │ │ │ -000236cc : │ │ │ │ +00023730 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1720]! @ 0x6b8 │ │ │ │ │ │ │ │ -000236d8 : │ │ │ │ +0002373c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1712]! @ 0x6b0 │ │ │ │ │ │ │ │ -000236e4 : │ │ │ │ +00023748 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1704]! @ 0x6a8 │ │ │ │ │ │ │ │ -000236f0 : │ │ │ │ +00023754 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1696]! @ 0x6a0 │ │ │ │ │ │ │ │ -000236fc : │ │ │ │ +00023760 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1688]! @ 0x698 │ │ │ │ │ │ │ │ -00023708 : │ │ │ │ +0002376c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1680]! @ 0x690 │ │ │ │ │ │ │ │ -00023714 : │ │ │ │ +00023778 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1672]! @ 0x688 │ │ │ │ │ │ │ │ -00023720 : │ │ │ │ +00023784 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1664]! @ 0x680 │ │ │ │ │ │ │ │ -0002372c : │ │ │ │ +00023790 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1656]! @ 0x678 │ │ │ │ │ │ │ │ -00023738 : │ │ │ │ +0002379c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1648]! @ 0x670 │ │ │ │ │ │ │ │ -00023744 : │ │ │ │ +000237a8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1640]! @ 0x668 │ │ │ │ │ │ │ │ -00023750 : │ │ │ │ +000237b4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1632]! @ 0x660 │ │ │ │ │ │ │ │ -0002375c : │ │ │ │ +000237c0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1624]! @ 0x658 │ │ │ │ │ │ │ │ -00023768 : │ │ │ │ +000237cc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1616]! @ 0x650 │ │ │ │ │ │ │ │ -00023774 : │ │ │ │ +000237d8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1608]! @ 0x648 │ │ │ │ │ │ │ │ -00023780 : │ │ │ │ +000237e4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1600]! @ 0x640 │ │ │ │ │ │ │ │ -0002378c : │ │ │ │ +000237f0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1592]! @ 0x638 │ │ │ │ │ │ │ │ -00023798 : │ │ │ │ +000237fc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1584]! @ 0x630 │ │ │ │ │ │ │ │ -000237a4 : │ │ │ │ +00023808 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1576]! @ 0x628 │ │ │ │ │ │ │ │ -000237b0 <__isoc99_sscanf@plt>: │ │ │ │ +00023814 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1568]! @ 0x620 │ │ │ │ │ │ │ │ -000237bc : │ │ │ │ +00023820 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1560]! @ 0x618 │ │ │ │ │ │ │ │ -000237c8 : │ │ │ │ +0002382c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1552]! @ 0x610 │ │ │ │ │ │ │ │ -000237d4 : │ │ │ │ +00023838 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1544]! @ 0x608 │ │ │ │ │ │ │ │ -000237e0 : │ │ │ │ +00023844 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1536]! @ 0x600 │ │ │ │ │ │ │ │ -000237ec : │ │ │ │ +00023850 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1528]! @ 0x5f8 │ │ │ │ │ │ │ │ -000237f8 : │ │ │ │ +0002385c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1520]! @ 0x5f0 │ │ │ │ │ │ │ │ -00023804 : │ │ │ │ +00023868 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1512]! @ 0x5e8 │ │ │ │ │ │ │ │ -00023810 : │ │ │ │ +00023874 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1504]! @ 0x5e0 │ │ │ │ │ │ │ │ -0002381c : │ │ │ │ +00023880 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1496]! @ 0x5d8 │ │ │ │ │ │ │ │ -00023828 : │ │ │ │ +0002388c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1488]! @ 0x5d0 │ │ │ │ │ │ │ │ -00023834 : │ │ │ │ +00023898 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1480]! @ 0x5c8 │ │ │ │ │ │ │ │ -00023840 : │ │ │ │ +000238a4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1472]! @ 0x5c0 │ │ │ │ │ │ │ │ -0002384c : │ │ │ │ +000238b0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1464]! @ 0x5b8 │ │ │ │ │ │ │ │ -00023858 : │ │ │ │ +000238bc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1456]! @ 0x5b0 │ │ │ │ │ │ │ │ -00023864 : │ │ │ │ +000238c8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1448]! @ 0x5a8 │ │ │ │ │ │ │ │ -00023870 : │ │ │ │ +000238d4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1440]! @ 0x5a0 │ │ │ │ │ │ │ │ -0002387c : │ │ │ │ +000238e0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1432]! @ 0x598 │ │ │ │ │ │ │ │ -00023888 : │ │ │ │ +000238ec : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1424]! @ 0x590 │ │ │ │ │ │ │ │ -00023894 : │ │ │ │ +000238f8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1416]! @ 0x588 │ │ │ │ │ │ │ │ -000238a0 : │ │ │ │ +00023904 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1408]! @ 0x580 │ │ │ │ │ │ │ │ -000238ac : │ │ │ │ +00023910 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1400]! @ 0x578 │ │ │ │ │ │ │ │ -000238b8 : │ │ │ │ +0002391c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1392]! @ 0x570 │ │ │ │ │ │ │ │ -000238c4 : │ │ │ │ +00023928 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1384]! @ 0x568 │ │ │ │ │ │ │ │ -000238d0 : │ │ │ │ +00023934 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1376]! @ 0x560 │ │ │ │ │ │ │ │ -000238dc : │ │ │ │ +00023940 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1368]! @ 0x558 │ │ │ │ │ │ │ │ -000238e8 : │ │ │ │ +0002394c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1360]! @ 0x550 │ │ │ │ │ │ │ │ -000238f4 : │ │ │ │ +00023958 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1352]! @ 0x548 │ │ │ │ │ │ │ │ -00023900 : │ │ │ │ +00023964 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1344]! @ 0x540 │ │ │ │ │ │ │ │ -0002390c : │ │ │ │ +00023970 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1336]! @ 0x538 │ │ │ │ │ │ │ │ -00023918 : │ │ │ │ +0002397c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1328]! @ 0x530 │ │ │ │ │ │ │ │ -00023924 : │ │ │ │ +00023988 <__assert_fail@plt>: │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1320]! @ 0x528 │ │ │ │ │ │ │ │ -00023930 : │ │ │ │ +00023994 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1312]! @ 0x520 │ │ │ │ │ │ │ │ -0002393c : │ │ │ │ +000239a0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1304]! @ 0x518 │ │ │ │ │ │ │ │ -00023948 : │ │ │ │ +000239ac : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1296]! @ 0x510 │ │ │ │ │ │ │ │ -00023954 : │ │ │ │ +000239b8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1288]! @ 0x508 │ │ │ │ │ │ │ │ -00023960 : │ │ │ │ +000239c4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1280]! @ 0x500 │ │ │ │ │ │ │ │ -0002396c : │ │ │ │ +000239d0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1272]! @ 0x4f8 │ │ │ │ │ │ │ │ -00023978 : │ │ │ │ +000239dc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1264]! @ 0x4f0 │ │ │ │ │ │ │ │ -00023984 : │ │ │ │ +000239e8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1256]! @ 0x4e8 │ │ │ │ │ │ │ │ -00023990 : │ │ │ │ +000239f4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1248]! @ 0x4e0 │ │ │ │ │ │ │ │ -0002399c : │ │ │ │ +00023a00 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1240]! @ 0x4d8 │ │ │ │ │ │ │ │ -000239a8 : │ │ │ │ +00023a0c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1232]! @ 0x4d0 │ │ │ │ │ │ │ │ -000239b4 : │ │ │ │ +00023a18 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1224]! @ 0x4c8 │ │ │ │ │ │ │ │ -000239c0 : │ │ │ │ +00023a24 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1216]! @ 0x4c0 │ │ │ │ │ │ │ │ -000239cc : │ │ │ │ +00023a30 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1208]! @ 0x4b8 │ │ │ │ │ │ │ │ -000239d8 : │ │ │ │ +00023a3c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1200]! @ 0x4b0 │ │ │ │ │ │ │ │ -000239e4 : │ │ │ │ +00023a48 <__isoc99_vsscanf@plt>: │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1192]! @ 0x4a8 │ │ │ │ │ │ │ │ -000239f0 : │ │ │ │ +00023a54 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1184]! @ 0x4a0 │ │ │ │ │ │ │ │ -000239fc : │ │ │ │ +00023a60 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1176]! @ 0x498 │ │ │ │ │ │ │ │ -00023a08 : │ │ │ │ +00023a6c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1168]! @ 0x490 │ │ │ │ │ │ │ │ -00023a14 : │ │ │ │ +00023a78 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1160]! @ 0x488 │ │ │ │ │ │ │ │ -00023a20 : │ │ │ │ +00023a84 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1152]! @ 0x480 │ │ │ │ │ │ │ │ -00023a2c : │ │ │ │ +00023a90 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1144]! @ 0x478 │ │ │ │ │ │ │ │ -00023a38 : │ │ │ │ +00023a9c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1136]! @ 0x470 │ │ │ │ │ │ │ │ -00023a44 : │ │ │ │ +00023aa8 <__errno_location@plt>: │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1128]! @ 0x468 │ │ │ │ │ │ │ │ -00023a50 <__assert_fail@plt>: │ │ │ │ +00023ab4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1120]! @ 0x460 │ │ │ │ │ │ │ │ -00023a5c : │ │ │ │ +00023ac0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1112]! @ 0x458 │ │ │ │ │ │ │ │ -00023a68 : │ │ │ │ +00023acc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1104]! @ 0x450 │ │ │ │ │ │ │ │ -00023a74 : │ │ │ │ +00023ad8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1096]! @ 0x448 │ │ │ │ │ │ │ │ -00023a80 : │ │ │ │ +00023ae4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1088]! @ 0x440 │ │ │ │ │ │ │ │ -00023a8c : │ │ │ │ +00023af0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1080]! @ 0x438 │ │ │ │ │ │ │ │ -00023a98 : │ │ │ │ +00023afc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1072]! @ 0x430 │ │ │ │ │ │ │ │ -00023aa4 : │ │ │ │ +00023b08 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1064]! @ 0x428 │ │ │ │ │ │ │ │ -00023ab0 : │ │ │ │ +00023b14 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1056]! @ 0x420 │ │ │ │ │ │ │ │ -00023abc : │ │ │ │ +00023b20 <__time64@plt>: │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1048]! @ 0x418 │ │ │ │ │ │ │ │ -00023ac8 : │ │ │ │ +00023b2c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1040]! @ 0x410 │ │ │ │ │ │ │ │ -00023ad4 : │ │ │ │ +00023b38 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1032]! @ 0x408 │ │ │ │ │ │ │ │ -00023ae0 : │ │ │ │ +00023b44 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1024]! @ 0x400 │ │ │ │ │ │ │ │ -00023aec : │ │ │ │ +00023b50 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1016]! @ 0x3f8 │ │ │ │ │ │ │ │ -00023af8 : │ │ │ │ +00023b5c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1008]! @ 0x3f0 │ │ │ │ │ │ │ │ -00023b04 : │ │ │ │ +00023b68 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #1000]! @ 0x3e8 │ │ │ │ │ │ │ │ -00023b10 <__isoc99_vsscanf@plt>: │ │ │ │ +00023b74 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #992]! @ 0x3e0 │ │ │ │ │ │ │ │ -00023b1c : │ │ │ │ +00023b80 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #984]! @ 0x3d8 │ │ │ │ │ │ │ │ -00023b28 : │ │ │ │ +00023b8c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #976]! @ 0x3d0 │ │ │ │ │ │ │ │ -00023b34 : │ │ │ │ +00023b98 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #968]! @ 0x3c8 │ │ │ │ │ │ │ │ -00023b40 : │ │ │ │ +00023ba4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #960]! @ 0x3c0 │ │ │ │ │ │ │ │ -00023b4c : │ │ │ │ +00023bb0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #952]! @ 0x3b8 │ │ │ │ │ │ │ │ -00023b58 : │ │ │ │ +00023bbc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #944]! @ 0x3b0 │ │ │ │ │ │ │ │ -00023b64 : │ │ │ │ +00023bc8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #936]! @ 0x3a8 │ │ │ │ │ │ │ │ -00023b70 <__errno_location@plt>: │ │ │ │ +00023bd4 <__strncpy_chk@plt>: │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #928]! @ 0x3a0 │ │ │ │ │ │ │ │ -00023b7c : │ │ │ │ +00023be0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #920]! @ 0x398 │ │ │ │ │ │ │ │ -00023b88 : │ │ │ │ +00023bec : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #912]! @ 0x390 │ │ │ │ │ │ │ │ -00023b94 : │ │ │ │ +00023bf8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #904]! @ 0x388 │ │ │ │ │ │ │ │ -00023ba0 : │ │ │ │ +00023c04 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #896]! @ 0x380 │ │ │ │ │ │ │ │ -00023bac : │ │ │ │ +00023c10 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #888]! @ 0x378 │ │ │ │ │ │ │ │ -00023bb8 : │ │ │ │ +00023c1c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #880]! @ 0x370 │ │ │ │ │ │ │ │ -00023bc4 : │ │ │ │ +00023c28 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #872]! @ 0x368 │ │ │ │ │ │ │ │ -00023bd0 : │ │ │ │ +00023c34 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #864]! @ 0x360 │ │ │ │ │ │ │ │ -00023bdc : │ │ │ │ +00023c40 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #856]! @ 0x358 │ │ │ │ │ │ │ │ -00023be8 <__time64@plt>: │ │ │ │ +00023c4c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #848]! @ 0x350 │ │ │ │ │ │ │ │ -00023bf4 : │ │ │ │ +00023c58 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #840]! @ 0x348 │ │ │ │ │ │ │ │ -00023c00 : │ │ │ │ +00023c64 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #832]! @ 0x340 │ │ │ │ │ │ │ │ -00023c0c : │ │ │ │ +00023c70 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #824]! @ 0x338 │ │ │ │ │ │ │ │ -00023c18 : │ │ │ │ +00023c7c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #816]! @ 0x330 │ │ │ │ │ │ │ │ -00023c24 : │ │ │ │ +00023c88 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #808]! @ 0x328 │ │ │ │ │ │ │ │ -00023c30 : │ │ │ │ +00023c94 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #800]! @ 0x320 │ │ │ │ │ │ │ │ -00023c3c : │ │ │ │ +00023ca0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #792]! @ 0x318 │ │ │ │ │ │ │ │ -00023c48 : │ │ │ │ +00023cac : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #784]! @ 0x310 │ │ │ │ │ │ │ │ -00023c54 : │ │ │ │ +00023cb8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #776]! @ 0x308 │ │ │ │ │ │ │ │ -00023c60 : │ │ │ │ +00023cc4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #768]! @ 0x300 │ │ │ │ │ │ │ │ -00023c6c : │ │ │ │ +00023cd0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #760]! @ 0x2f8 │ │ │ │ │ │ │ │ -00023c78 : │ │ │ │ +00023cdc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #752]! @ 0x2f0 │ │ │ │ │ │ │ │ -00023c84 : │ │ │ │ +00023ce8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #744]! @ 0x2e8 │ │ │ │ │ │ │ │ -00023c90 : │ │ │ │ +00023cf4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #736]! @ 0x2e0 │ │ │ │ │ │ │ │ -00023c9c <__strncpy_chk@plt>: │ │ │ │ +00023d00 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #728]! @ 0x2d8 │ │ │ │ │ │ │ │ -00023ca8 : │ │ │ │ +00023d0c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #720]! @ 0x2d0 │ │ │ │ │ │ │ │ -00023cb4 : │ │ │ │ +00023d18 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #712]! @ 0x2c8 │ │ │ │ │ │ │ │ -00023cc0 : │ │ │ │ +00023d24 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #704]! @ 0x2c0 │ │ │ │ │ │ │ │ -00023ccc : │ │ │ │ +00023d30 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #696]! @ 0x2b8 │ │ │ │ │ │ │ │ -00023cd8 : │ │ │ │ +00023d3c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #688]! @ 0x2b0 │ │ │ │ │ │ │ │ -00023ce4 : │ │ │ │ +00023d48 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #680]! @ 0x2a8 │ │ │ │ │ │ │ │ -00023cf0 : │ │ │ │ +00023d54 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #672]! @ 0x2a0 │ │ │ │ │ │ │ │ -00023cfc : │ │ │ │ +00023d60 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #664]! @ 0x298 │ │ │ │ │ │ │ │ -00023d08 : │ │ │ │ +00023d6c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #656]! @ 0x290 │ │ │ │ │ │ │ │ -00023d14 : │ │ │ │ +00023d78 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #648]! @ 0x288 │ │ │ │ │ │ │ │ -00023d20 : │ │ │ │ +00023d84 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #640]! @ 0x280 │ │ │ │ │ │ │ │ -00023d2c : │ │ │ │ +00023d90 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #632]! @ 0x278 │ │ │ │ │ │ │ │ -00023d38 : │ │ │ │ +00023d9c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #624]! @ 0x270 │ │ │ │ │ │ │ │ -00023d44 : │ │ │ │ +00023da8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #616]! @ 0x268 │ │ │ │ │ │ │ │ -00023d50 : │ │ │ │ +00023db4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #608]! @ 0x260 │ │ │ │ │ │ │ │ -00023d5c : │ │ │ │ +00023dc0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #600]! @ 0x258 │ │ │ │ │ │ │ │ -00023d68 : │ │ │ │ +00023dcc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #592]! @ 0x250 │ │ │ │ │ │ │ │ -00023d74 : │ │ │ │ +00023dd8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #584]! @ 0x248 │ │ │ │ │ │ │ │ -00023d80 : │ │ │ │ +00023de4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #576]! @ 0x240 │ │ │ │ │ │ │ │ -00023d8c : │ │ │ │ +00023df0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #568]! @ 0x238 │ │ │ │ │ │ │ │ -00023d98 : │ │ │ │ +00023dfc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #560]! @ 0x230 │ │ │ │ │ │ │ │ -00023da4 : │ │ │ │ +00023e08 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #552]! @ 0x228 │ │ │ │ │ │ │ │ -00023db0 : │ │ │ │ +00023e14 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #544]! @ 0x220 │ │ │ │ │ │ │ │ -00023dbc : │ │ │ │ +00023e20 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #536]! @ 0x218 │ │ │ │ │ │ │ │ -00023dc8 : │ │ │ │ +00023e2c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #528]! @ 0x210 │ │ │ │ │ │ │ │ -00023dd4 : │ │ │ │ +00023e38 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #520]! @ 0x208 │ │ │ │ │ │ │ │ -00023de0 : │ │ │ │ +00023e44 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #512]! @ 0x200 │ │ │ │ │ │ │ │ -00023dec : │ │ │ │ +00023e50 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #504]! @ 0x1f8 │ │ │ │ │ │ │ │ -00023df8 : │ │ │ │ +00023e5c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #496]! @ 0x1f0 │ │ │ │ │ │ │ │ -00023e04 : │ │ │ │ +00023e68 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #488]! @ 0x1e8 │ │ │ │ │ │ │ │ -00023e10 : │ │ │ │ +00023e74 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #480]! @ 0x1e0 │ │ │ │ │ │ │ │ -00023e1c : │ │ │ │ +00023e80 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #472]! @ 0x1d8 │ │ │ │ │ │ │ │ -00023e28 : │ │ │ │ +00023e8c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #464]! @ 0x1d0 │ │ │ │ │ │ │ │ -00023e34 : │ │ │ │ +00023e98 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #456]! @ 0x1c8 │ │ │ │ │ │ │ │ -00023e40 : │ │ │ │ +00023ea4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #448]! @ 0x1c0 │ │ │ │ │ │ │ │ -00023e4c : │ │ │ │ +00023eb0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #440]! @ 0x1b8 │ │ │ │ │ │ │ │ -00023e58 : │ │ │ │ +00023ebc <__cxa_finalize@plt>: │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #432]! @ 0x1b0 │ │ │ │ │ │ │ │ -00023e64 : │ │ │ │ +00023ec8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #424]! @ 0x1a8 │ │ │ │ │ │ │ │ -00023e70 : │ │ │ │ +00023ed4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #416]! @ 0x1a0 │ │ │ │ │ │ │ │ -00023e7c : │ │ │ │ +00023ee0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #408]! @ 0x198 │ │ │ │ │ │ │ │ -00023e88 : │ │ │ │ +00023eec : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #400]! @ 0x190 │ │ │ │ │ │ │ │ -00023e94 : │ │ │ │ +00023ef8 <__mktime64@plt>: │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #392]! @ 0x188 │ │ │ │ │ │ │ │ -00023ea0 : │ │ │ │ +00023f04 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #384]! @ 0x180 │ │ │ │ │ │ │ │ -00023eac : │ │ │ │ +00023f10 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #376]! @ 0x178 │ │ │ │ │ │ │ │ -00023eb8 : │ │ │ │ +00023f1c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #368]! @ 0x170 │ │ │ │ │ │ │ │ -00023ec4 : │ │ │ │ +00023f28 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #360]! @ 0x168 │ │ │ │ │ │ │ │ -00023ed0 : │ │ │ │ +00023f34 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #352]! @ 0x160 │ │ │ │ │ │ │ │ -00023edc : │ │ │ │ +00023f40 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #344]! @ 0x158 │ │ │ │ │ │ │ │ -00023ee8 : │ │ │ │ +00023f4c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #336]! @ 0x150 │ │ │ │ │ │ │ │ -00023ef4 : │ │ │ │ +00023f58 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #328]! @ 0x148 │ │ │ │ │ │ │ │ -00023f00 : │ │ │ │ +00023f64 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #320]! @ 0x140 │ │ │ │ │ │ │ │ -00023f0c : │ │ │ │ +00023f70 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #312]! @ 0x138 │ │ │ │ │ │ │ │ -00023f18 : │ │ │ │ +00023f7c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #304]! @ 0x130 │ │ │ │ │ │ │ │ -00023f24 : │ │ │ │ +00023f88 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #296]! @ 0x128 │ │ │ │ │ │ │ │ -00023f30 : │ │ │ │ +00023f94 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #288]! @ 0x120 │ │ │ │ │ │ │ │ -00023f3c : │ │ │ │ +00023fa0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #280]! @ 0x118 │ │ │ │ │ │ │ │ -00023f48 : │ │ │ │ +00023fac : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #272]! @ 0x110 │ │ │ │ │ │ │ │ -00023f54 : │ │ │ │ +00023fb8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #264]! @ 0x108 │ │ │ │ │ │ │ │ -00023f60 : │ │ │ │ +00023fc4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #256]! @ 0x100 │ │ │ │ │ │ │ │ -00023f6c : │ │ │ │ +00023fd0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #248]! @ 0xf8 │ │ │ │ │ │ │ │ -00023f78 : │ │ │ │ +00023fdc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #240]! @ 0xf0 │ │ │ │ │ │ │ │ -00023f84 <__cxa_finalize@plt>: │ │ │ │ +00023fe8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #232]! @ 0xe8 │ │ │ │ │ │ │ │ -00023f90 : │ │ │ │ +00023ff4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #224]! @ 0xe0 │ │ │ │ │ │ │ │ -00023f9c : │ │ │ │ +00024000 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #216]! @ 0xd8 │ │ │ │ │ │ │ │ -00023fa8 : │ │ │ │ +0002400c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #208]! @ 0xd0 │ │ │ │ │ │ │ │ -00023fb4 : │ │ │ │ +00024018 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #200]! @ 0xc8 │ │ │ │ │ │ │ │ -00023fc0 <__mktime64@plt>: │ │ │ │ +00024024 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #192]! @ 0xc0 │ │ │ │ │ │ │ │ -00023fcc : │ │ │ │ +00024030 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #184]! @ 0xb8 │ │ │ │ │ │ │ │ -00023fd8 : │ │ │ │ +0002403c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #176]! @ 0xb0 │ │ │ │ │ │ │ │ -00023fe4 : │ │ │ │ +00024048 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #168]! @ 0xa8 │ │ │ │ │ │ │ │ -00023ff0 : │ │ │ │ +00024054 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #160]! @ 0xa0 │ │ │ │ │ │ │ │ -00023ffc : │ │ │ │ +00024060 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #152]! @ 0x98 │ │ │ │ │ │ │ │ -00024008 : │ │ │ │ +0002406c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #144]! @ 0x90 │ │ │ │ │ │ │ │ -00024014 : │ │ │ │ +00024078 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #136]! @ 0x88 │ │ │ │ │ │ │ │ -00024020 : │ │ │ │ +00024084 <__open64_2@plt>: │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #128]! @ 0x80 │ │ │ │ │ │ │ │ -0002402c : │ │ │ │ +00024090 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #120]! @ 0x78 │ │ │ │ │ │ │ │ -00024038 : │ │ │ │ +0002409c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #112]! @ 0x70 │ │ │ │ │ │ │ │ -00024044 : │ │ │ │ +000240a8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #104]! @ 0x68 │ │ │ │ │ │ │ │ -00024050 : │ │ │ │ +000240b4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #96]! @ 0x60 │ │ │ │ │ │ │ │ -0002405c : │ │ │ │ +000240c0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #88]! @ 0x58 │ │ │ │ │ │ │ │ -00024068 : │ │ │ │ +000240cc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #80]! @ 0x50 │ │ │ │ │ │ │ │ -00024074 : │ │ │ │ +000240d8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #72]! @ 0x48 │ │ │ │ │ │ │ │ -00024080 : │ │ │ │ +000240e4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #64]! @ 0x40 │ │ │ │ │ │ │ │ -0002408c : │ │ │ │ +000240f0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #56]! @ 0x38 │ │ │ │ │ │ │ │ -00024098 : │ │ │ │ +000240fc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #48]! @ 0x30 │ │ │ │ │ │ │ │ -000240a4 : │ │ │ │ +00024108 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #40]! @ 0x28 │ │ │ │ │ │ │ │ -000240b0 : │ │ │ │ +00024114 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #32]! │ │ │ │ │ │ │ │ -000240bc : │ │ │ │ +00024120 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #24]! │ │ │ │ │ │ │ │ -000240c8 : │ │ │ │ +0002412c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #16]! │ │ │ │ │ │ │ │ -000240d4 : │ │ │ │ +00024138 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #8]! │ │ │ │ │ │ │ │ -000240e0 : │ │ │ │ +00024144 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #110592 @ 0x1b000 │ │ │ │ + add ip, ip, #241664 @ 0x3b000 │ │ │ │ ldr pc, [ip, #0]! │ │ │ │ │ │ │ │ -000240ec : │ │ │ │ +00024150 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #4088]! @ 0xff8 │ │ │ │ │ │ │ │ -000240f8 : │ │ │ │ +0002415c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #4080]! @ 0xff0 │ │ │ │ │ │ │ │ -00024104 : │ │ │ │ +00024168 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #4072]! @ 0xfe8 │ │ │ │ │ │ │ │ -00024110 : │ │ │ │ +00024174 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #4064]! @ 0xfe0 │ │ │ │ │ │ │ │ -0002411c : │ │ │ │ +00024180 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #4056]! @ 0xfd8 │ │ │ │ │ │ │ │ -00024128 : │ │ │ │ +0002418c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #4048]! @ 0xfd0 │ │ │ │ │ │ │ │ -00024134 : │ │ │ │ +00024198 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #4040]! @ 0xfc8 │ │ │ │ │ │ │ │ -00024140 : │ │ │ │ +000241a4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #4032]! @ 0xfc0 │ │ │ │ │ │ │ │ -0002414c <__open64_2@plt>: │ │ │ │ +000241b0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #4024]! @ 0xfb8 │ │ │ │ │ │ │ │ -00024158 : │ │ │ │ +000241bc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #4016]! @ 0xfb0 │ │ │ │ │ │ │ │ -00024164 : │ │ │ │ +000241c8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #4008]! @ 0xfa8 │ │ │ │ │ │ │ │ -00024170 : │ │ │ │ +000241d4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #4000]! @ 0xfa0 │ │ │ │ │ │ │ │ -0002417c : │ │ │ │ +000241e0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3992]! @ 0xf98 │ │ │ │ │ │ │ │ -00024188 : │ │ │ │ +000241ec : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3984]! @ 0xf90 │ │ │ │ │ │ │ │ -00024194 : │ │ │ │ +000241f8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3976]! @ 0xf88 │ │ │ │ │ │ │ │ -000241a0 : │ │ │ │ +00024204 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3968]! @ 0xf80 │ │ │ │ │ │ │ │ -000241ac : │ │ │ │ +00024210 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3960]! @ 0xf78 │ │ │ │ │ │ │ │ -000241b8 : │ │ │ │ +0002421c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3952]! @ 0xf70 │ │ │ │ │ │ │ │ -000241c4 : │ │ │ │ +00024228 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3944]! @ 0xf68 │ │ │ │ │ │ │ │ -000241d0 : │ │ │ │ +00024234 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3936]! @ 0xf60 │ │ │ │ │ │ │ │ -000241dc : │ │ │ │ +00024240 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3928]! @ 0xf58 │ │ │ │ │ │ │ │ -000241e8 : │ │ │ │ +0002424c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3920]! @ 0xf50 │ │ │ │ │ │ │ │ -000241f4 : │ │ │ │ +00024258 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3912]! @ 0xf48 │ │ │ │ │ │ │ │ -00024200 : │ │ │ │ +00024264 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3904]! @ 0xf40 │ │ │ │ │ │ │ │ -0002420c : │ │ │ │ +00024270 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3896]! @ 0xf38 │ │ │ │ │ │ │ │ -00024218 : │ │ │ │ +0002427c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3888]! @ 0xf30 │ │ │ │ │ │ │ │ -00024224 : │ │ │ │ +00024288 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3880]! @ 0xf28 │ │ │ │ │ │ │ │ -00024230 : │ │ │ │ +00024294 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3872]! @ 0xf20 │ │ │ │ │ │ │ │ -0002423c : │ │ │ │ +000242a0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3864]! @ 0xf18 │ │ │ │ │ │ │ │ -00024248 : │ │ │ │ +000242ac <__strcat_chk@plt>: │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3856]! @ 0xf10 │ │ │ │ │ │ │ │ -00024254 : │ │ │ │ +000242b8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3848]! @ 0xf08 │ │ │ │ │ │ │ │ -00024260 : │ │ │ │ +000242c4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3840]! @ 0xf00 │ │ │ │ │ │ │ │ -0002426c : │ │ │ │ +000242d0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3832]! @ 0xef8 │ │ │ │ │ │ │ │ -00024278 : │ │ │ │ +000242dc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3824]! @ 0xef0 │ │ │ │ │ │ │ │ -00024284 : │ │ │ │ +000242e8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3816]! @ 0xee8 │ │ │ │ │ │ │ │ -00024290 : │ │ │ │ +000242f4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3808]! @ 0xee0 │ │ │ │ │ │ │ │ -0002429c : │ │ │ │ +00024300 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3800]! @ 0xed8 │ │ │ │ │ │ │ │ -000242a8 : │ │ │ │ +0002430c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3792]! @ 0xed0 │ │ │ │ │ │ │ │ -000242b4 : │ │ │ │ +00024318 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3784]! @ 0xec8 │ │ │ │ │ │ │ │ -000242c0 : │ │ │ │ +00024324 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3776]! @ 0xec0 │ │ │ │ │ │ │ │ -000242cc : │ │ │ │ +00024330 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3768]! @ 0xeb8 │ │ │ │ │ │ │ │ -000242d8 : │ │ │ │ +0002433c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3760]! @ 0xeb0 │ │ │ │ │ │ │ │ -000242e4 : │ │ │ │ +00024348 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3752]! @ 0xea8 │ │ │ │ │ │ │ │ -000242f0 : │ │ │ │ +00024354 <__fprintf_chk@plt>: │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3744]! @ 0xea0 │ │ │ │ │ │ │ │ -000242fc : │ │ │ │ +00024360 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3736]! @ 0xe98 │ │ │ │ │ │ │ │ -00024308 : │ │ │ │ +0002436c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3728]! @ 0xe90 │ │ │ │ │ │ │ │ -00024314 : │ │ │ │ +00024378 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3720]! @ 0xe88 │ │ │ │ │ │ │ │ -00024320 : │ │ │ │ +00024384 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3712]! @ 0xe80 │ │ │ │ │ │ │ │ -0002432c : │ │ │ │ +00024390 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3704]! @ 0xe78 │ │ │ │ │ │ │ │ -00024338 : │ │ │ │ +0002439c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3696]! @ 0xe70 │ │ │ │ │ │ │ │ -00024344 : │ │ │ │ +000243a8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3688]! @ 0xe68 │ │ │ │ │ │ │ │ -00024350 : │ │ │ │ +000243b4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3680]! @ 0xe60 │ │ │ │ │ │ │ │ -0002435c : │ │ │ │ +000243c0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3672]! @ 0xe58 │ │ │ │ │ │ │ │ -00024368 : │ │ │ │ +000243cc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3664]! @ 0xe50 │ │ │ │ │ │ │ │ -00024374 <__strcat_chk@plt>: │ │ │ │ +000243d8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3656]! @ 0xe48 │ │ │ │ │ │ │ │ -00024380 : │ │ │ │ +000243e4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3648]! @ 0xe40 │ │ │ │ │ │ │ │ -0002438c : │ │ │ │ +000243f0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3640]! @ 0xe38 │ │ │ │ │ │ │ │ -00024398 : │ │ │ │ +000243fc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3632]! @ 0xe30 │ │ │ │ │ │ │ │ -000243a4 : │ │ │ │ +00024408 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3624]! @ 0xe28 │ │ │ │ │ │ │ │ -000243b0 : │ │ │ │ +00024414 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3616]! @ 0xe20 │ │ │ │ │ │ │ │ -000243bc : │ │ │ │ +00024420 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3608]! @ 0xe18 │ │ │ │ │ │ │ │ -000243c8 : │ │ │ │ +0002442c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3600]! @ 0xe10 │ │ │ │ │ │ │ │ -000243d4 : │ │ │ │ +00024438 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3592]! @ 0xe08 │ │ │ │ │ │ │ │ -000243e0 : │ │ │ │ +00024444 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3584]! @ 0xe00 │ │ │ │ │ │ │ │ -000243ec : │ │ │ │ +00024450 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3576]! @ 0xdf8 │ │ │ │ │ │ │ │ -000243f8 : │ │ │ │ +0002445c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3568]! @ 0xdf0 │ │ │ │ │ │ │ │ -00024404 : │ │ │ │ +00024468 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3560]! @ 0xde8 │ │ │ │ │ │ │ │ -00024410 : │ │ │ │ +00024474 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3552]! @ 0xde0 │ │ │ │ │ │ │ │ -0002441c <__fprintf_chk@plt>: │ │ │ │ +00024480 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3544]! @ 0xdd8 │ │ │ │ │ │ │ │ -00024428 : │ │ │ │ +0002448c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3536]! @ 0xdd0 │ │ │ │ │ │ │ │ -00024434 : │ │ │ │ +00024498 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3528]! @ 0xdc8 │ │ │ │ │ │ │ │ -00024440 : │ │ │ │ +000244a4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3520]! @ 0xdc0 │ │ │ │ │ │ │ │ -0002444c : │ │ │ │ +000244b0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3512]! @ 0xdb8 │ │ │ │ │ │ │ │ -00024458 : │ │ │ │ +000244bc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3504]! @ 0xdb0 │ │ │ │ │ │ │ │ -00024464 : │ │ │ │ +000244c8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3496]! @ 0xda8 │ │ │ │ │ │ │ │ -00024470 : │ │ │ │ +000244d4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3488]! @ 0xda0 │ │ │ │ │ │ │ │ -0002447c : │ │ │ │ +000244e0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3480]! @ 0xd98 │ │ │ │ │ │ │ │ -00024488 : │ │ │ │ +000244ec : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3472]! @ 0xd90 │ │ │ │ │ │ │ │ -00024494 : │ │ │ │ +000244f8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3464]! @ 0xd88 │ │ │ │ │ │ │ │ -000244a0 : │ │ │ │ +00024504 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3456]! @ 0xd80 │ │ │ │ │ │ │ │ -000244ac : │ │ │ │ +00024510 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3448]! @ 0xd78 │ │ │ │ │ │ │ │ -000244b8 : │ │ │ │ +0002451c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3440]! @ 0xd70 │ │ │ │ │ │ │ │ -000244c4 : │ │ │ │ +00024528 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3432]! @ 0xd68 │ │ │ │ │ │ │ │ -000244d0 : │ │ │ │ +00024534 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3424]! @ 0xd60 │ │ │ │ │ │ │ │ -000244dc : │ │ │ │ +00024540 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3416]! @ 0xd58 │ │ │ │ │ │ │ │ -000244e8 : │ │ │ │ +0002454c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3408]! @ 0xd50 │ │ │ │ │ │ │ │ -000244f4 : │ │ │ │ +00024558 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3400]! @ 0xd48 │ │ │ │ │ │ │ │ -00024500 : │ │ │ │ +00024564 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3392]! @ 0xd40 │ │ │ │ │ │ │ │ -0002450c : │ │ │ │ +00024570 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3384]! @ 0xd38 │ │ │ │ │ │ │ │ -00024518 : │ │ │ │ +0002457c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3376]! @ 0xd30 │ │ │ │ │ │ │ │ -00024524 : │ │ │ │ +00024588 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3368]! @ 0xd28 │ │ │ │ │ │ │ │ -00024530 : │ │ │ │ +00024594 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3360]! @ 0xd20 │ │ │ │ │ │ │ │ -0002453c : │ │ │ │ +000245a0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3352]! @ 0xd18 │ │ │ │ │ │ │ │ -00024548 : │ │ │ │ +000245ac : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3344]! @ 0xd10 │ │ │ │ │ │ │ │ -00024554 : │ │ │ │ +000245b8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3336]! @ 0xd08 │ │ │ │ │ │ │ │ -00024560 : │ │ │ │ +000245c4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3328]! @ 0xd00 │ │ │ │ │ │ │ │ -0002456c : │ │ │ │ +000245d0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3320]! @ 0xcf8 │ │ │ │ │ │ │ │ -00024578 : │ │ │ │ +000245dc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3312]! @ 0xcf0 │ │ │ │ │ │ │ │ -00024584 : │ │ │ │ +000245e8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3304]! @ 0xce8 │ │ │ │ │ │ │ │ -00024590 : │ │ │ │ +000245f4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3296]! @ 0xce0 │ │ │ │ │ │ │ │ -0002459c : │ │ │ │ +00024600 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3288]! @ 0xcd8 │ │ │ │ │ │ │ │ -000245a8 : │ │ │ │ +0002460c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3280]! @ 0xcd0 │ │ │ │ │ │ │ │ -000245b4 : │ │ │ │ +00024618 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3272]! @ 0xcc8 │ │ │ │ │ │ │ │ -000245c0 : │ │ │ │ +00024624 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3264]! @ 0xcc0 │ │ │ │ │ │ │ │ -000245cc : │ │ │ │ +00024630 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3256]! @ 0xcb8 │ │ │ │ │ │ │ │ -000245d8 : │ │ │ │ +0002463c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3248]! @ 0xcb0 │ │ │ │ │ │ │ │ -000245e4 : │ │ │ │ +00024648 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3240]! @ 0xca8 │ │ │ │ │ │ │ │ -000245f0 : │ │ │ │ +00024654 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3232]! @ 0xca0 │ │ │ │ │ │ │ │ -000245fc : │ │ │ │ +00024660 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3224]! @ 0xc98 │ │ │ │ │ │ │ │ -00024608 : │ │ │ │ +0002466c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3216]! @ 0xc90 │ │ │ │ │ │ │ │ -00024614 : │ │ │ │ +00024678 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3208]! @ 0xc88 │ │ │ │ │ │ │ │ -00024620 : │ │ │ │ +00024684 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3200]! @ 0xc80 │ │ │ │ │ │ │ │ -0002462c : │ │ │ │ +00024690 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3192]! @ 0xc78 │ │ │ │ │ │ │ │ -00024638 : │ │ │ │ +0002469c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3184]! @ 0xc70 │ │ │ │ │ │ │ │ -00024644 : │ │ │ │ +000246a8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3176]! @ 0xc68 │ │ │ │ │ │ │ │ -00024650 : │ │ │ │ +000246b4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3168]! @ 0xc60 │ │ │ │ │ │ │ │ -0002465c : │ │ │ │ +000246c0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3160]! @ 0xc58 │ │ │ │ │ │ │ │ -00024668 : │ │ │ │ +000246cc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3152]! @ 0xc50 │ │ │ │ │ │ │ │ -00024674 : │ │ │ │ +000246d8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3144]! @ 0xc48 │ │ │ │ │ │ │ │ -00024680 : │ │ │ │ +000246e4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3136]! @ 0xc40 │ │ │ │ │ │ │ │ -0002468c : │ │ │ │ +000246f0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3128]! @ 0xc38 │ │ │ │ │ │ │ │ -00024698 : │ │ │ │ +000246fc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3120]! @ 0xc30 │ │ │ │ │ │ │ │ -000246a4 : │ │ │ │ +00024708 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3112]! @ 0xc28 │ │ │ │ │ │ │ │ -000246b0 : │ │ │ │ +00024714 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3104]! @ 0xc20 │ │ │ │ │ │ │ │ -000246bc : │ │ │ │ +00024720 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3096]! @ 0xc18 │ │ │ │ │ │ │ │ -000246c8 : │ │ │ │ +0002472c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3088]! @ 0xc10 │ │ │ │ │ │ │ │ -000246d4 : │ │ │ │ +00024738 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3080]! @ 0xc08 │ │ │ │ │ │ │ │ -000246e0 : │ │ │ │ +00024744 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3072]! @ 0xc00 │ │ │ │ │ │ │ │ -000246ec : │ │ │ │ +00024750 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3064]! @ 0xbf8 │ │ │ │ │ │ │ │ -000246f8 : │ │ │ │ +0002475c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3056]! @ 0xbf0 │ │ │ │ │ │ │ │ -00024704 : │ │ │ │ +00024768 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3048]! @ 0xbe8 │ │ │ │ │ │ │ │ -00024710 : │ │ │ │ +00024774 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3040]! @ 0xbe0 │ │ │ │ │ │ │ │ -0002471c : │ │ │ │ +00024780 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3032]! @ 0xbd8 │ │ │ │ │ │ │ │ -00024728 : │ │ │ │ +0002478c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3024]! @ 0xbd0 │ │ │ │ │ │ │ │ -00024734 : │ │ │ │ +00024798 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3016]! @ 0xbc8 │ │ │ │ │ │ │ │ -00024740 : │ │ │ │ +000247a4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3008]! @ 0xbc0 │ │ │ │ │ │ │ │ -0002474c : │ │ │ │ +000247b0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #3000]! @ 0xbb8 │ │ │ │ │ │ │ │ -00024758 : │ │ │ │ +000247bc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2992]! @ 0xbb0 │ │ │ │ │ │ │ │ -00024764 : │ │ │ │ +000247c8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2984]! @ 0xba8 │ │ │ │ │ │ │ │ -00024770 : │ │ │ │ +000247d4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2976]! @ 0xba0 │ │ │ │ │ │ │ │ -0002477c : │ │ │ │ +000247e0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2968]! @ 0xb98 │ │ │ │ │ │ │ │ -00024788 : │ │ │ │ +000247ec : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2960]! @ 0xb90 │ │ │ │ │ │ │ │ -00024794 : │ │ │ │ +000247f8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2952]! @ 0xb88 │ │ │ │ │ │ │ │ -000247a0 : │ │ │ │ +00024804 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2944]! @ 0xb80 │ │ │ │ │ │ │ │ -000247ac : │ │ │ │ +00024810 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2936]! @ 0xb78 │ │ │ │ │ │ │ │ -000247b8 : │ │ │ │ +0002481c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2928]! @ 0xb70 │ │ │ │ │ │ │ │ -000247c4 : │ │ │ │ +00024828 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2920]! @ 0xb68 │ │ │ │ │ │ │ │ -000247d0 : │ │ │ │ +00024834 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2912]! @ 0xb60 │ │ │ │ │ │ │ │ -000247dc : │ │ │ │ +00024840 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2904]! @ 0xb58 │ │ │ │ │ │ │ │ -000247e8 : │ │ │ │ +0002484c <__vsnprintf_chk@plt>: │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2896]! @ 0xb50 │ │ │ │ │ │ │ │ -000247f4 : │ │ │ │ +00024858 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2888]! @ 0xb48 │ │ │ │ │ │ │ │ -00024800 : │ │ │ │ +00024864 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2880]! @ 0xb40 │ │ │ │ │ │ │ │ -0002480c : │ │ │ │ +00024870 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2872]! @ 0xb38 │ │ │ │ │ │ │ │ -00024818 : │ │ │ │ +0002487c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2864]! @ 0xb30 │ │ │ │ │ │ │ │ -00024824 : │ │ │ │ +00024888 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2856]! @ 0xb28 │ │ │ │ │ │ │ │ -00024830 : │ │ │ │ +00024894 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2848]! @ 0xb20 │ │ │ │ │ │ │ │ -0002483c : │ │ │ │ +000248a0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2840]! @ 0xb18 │ │ │ │ │ │ │ │ -00024848 : │ │ │ │ +000248ac : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2832]! @ 0xb10 │ │ │ │ │ │ │ │ -00024854 : │ │ │ │ +000248b8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2824]! @ 0xb08 │ │ │ │ │ │ │ │ -00024860 : │ │ │ │ +000248c4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2816]! @ 0xb00 │ │ │ │ │ │ │ │ -0002486c : │ │ │ │ +000248d0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2808]! @ 0xaf8 │ │ │ │ │ │ │ │ -00024878 : │ │ │ │ +000248dc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2800]! @ 0xaf0 │ │ │ │ │ │ │ │ -00024884 : │ │ │ │ +000248e8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2792]! @ 0xae8 │ │ │ │ │ │ │ │ -00024890 : │ │ │ │ +000248f4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2784]! @ 0xae0 │ │ │ │ │ │ │ │ -0002489c : │ │ │ │ +00024900 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2776]! @ 0xad8 │ │ │ │ │ │ │ │ -000248a8 : │ │ │ │ +0002490c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2768]! @ 0xad0 │ │ │ │ │ │ │ │ -000248b4 : │ │ │ │ +00024918 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2760]! @ 0xac8 │ │ │ │ │ │ │ │ -000248c0 : │ │ │ │ +00024924 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2752]! @ 0xac0 │ │ │ │ │ │ │ │ -000248cc : │ │ │ │ +00024930 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2744]! @ 0xab8 │ │ │ │ │ │ │ │ -000248d8 : │ │ │ │ +0002493c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2736]! @ 0xab0 │ │ │ │ │ │ │ │ -000248e4 : │ │ │ │ +00024948 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2728]! @ 0xaa8 │ │ │ │ │ │ │ │ -000248f0 : │ │ │ │ +00024954 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2720]! @ 0xaa0 │ │ │ │ │ │ │ │ -000248fc : │ │ │ │ +00024960 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2712]! @ 0xa98 │ │ │ │ │ │ │ │ -00024908 : │ │ │ │ +0002496c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2704]! @ 0xa90 │ │ │ │ │ │ │ │ -00024914 : │ │ │ │ +00024978 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2696]! @ 0xa88 │ │ │ │ │ │ │ │ -00024920 <__vsnprintf_chk@plt>: │ │ │ │ +00024984 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2688]! @ 0xa80 │ │ │ │ │ │ │ │ -0002492c : │ │ │ │ +00024990 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2680]! @ 0xa78 │ │ │ │ │ │ │ │ -00024938 : │ │ │ │ +0002499c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2672]! @ 0xa70 │ │ │ │ │ │ │ │ -00024944 : │ │ │ │ +000249a8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2664]! @ 0xa68 │ │ │ │ │ │ │ │ -00024950 : │ │ │ │ +000249b4 <__strncat_chk@plt>: │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2656]! @ 0xa60 │ │ │ │ │ │ │ │ -0002495c : │ │ │ │ +000249c0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2648]! @ 0xa58 │ │ │ │ │ │ │ │ -00024968 : │ │ │ │ +000249cc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2640]! @ 0xa50 │ │ │ │ │ │ │ │ -00024974 : │ │ │ │ +000249d8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2632]! @ 0xa48 │ │ │ │ │ │ │ │ -00024980 : │ │ │ │ +000249e4 <__longjmp_chk@plt>: │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2624]! @ 0xa40 │ │ │ │ │ │ │ │ -0002498c : │ │ │ │ +000249f0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2616]! @ 0xa38 │ │ │ │ │ │ │ │ -00024998 : │ │ │ │ +000249fc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2608]! @ 0xa30 │ │ │ │ │ │ │ │ -000249a4 : │ │ │ │ +00024a08 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2600]! @ 0xa28 │ │ │ │ │ │ │ │ -000249b0 : │ │ │ │ +00024a14 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2592]! @ 0xa20 │ │ │ │ │ │ │ │ -000249bc : │ │ │ │ +00024a20 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2584]! @ 0xa18 │ │ │ │ │ │ │ │ -000249c8 : │ │ │ │ +00024a2c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2576]! @ 0xa10 │ │ │ │ │ │ │ │ -000249d4 : │ │ │ │ +00024a38 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2568]! @ 0xa08 │ │ │ │ │ │ │ │ -000249e0 : │ │ │ │ +00024a44 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2560]! @ 0xa00 │ │ │ │ │ │ │ │ -000249ec : │ │ │ │ +00024a50 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2552]! @ 0x9f8 │ │ │ │ │ │ │ │ -000249f8 : │ │ │ │ +00024a5c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2544]! @ 0x9f0 │ │ │ │ │ │ │ │ -00024a04 : │ │ │ │ +00024a68 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2536]! @ 0x9e8 │ │ │ │ │ │ │ │ -00024a10 : │ │ │ │ +00024a74 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2528]! @ 0x9e0 │ │ │ │ │ │ │ │ -00024a1c : │ │ │ │ +00024a80 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2520]! @ 0x9d8 │ │ │ │ │ │ │ │ -00024a28 : │ │ │ │ +00024a8c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2512]! @ 0x9d0 │ │ │ │ │ │ │ │ -00024a34 : │ │ │ │ +00024a98 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2504]! @ 0x9c8 │ │ │ │ │ │ │ │ -00024a40 : │ │ │ │ +00024aa4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2496]! @ 0x9c0 │ │ │ │ │ │ │ │ -00024a4c : │ │ │ │ +00024ab0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2488]! @ 0x9b8 │ │ │ │ │ │ │ │ -00024a58 : │ │ │ │ +00024abc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2480]! @ 0x9b0 │ │ │ │ │ │ │ │ -00024a64 : │ │ │ │ +00024ac8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2472]! @ 0x9a8 │ │ │ │ │ │ │ │ -00024a70 : │ │ │ │ +00024ad4 <__sysv_signal@plt>: │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2464]! @ 0x9a0 │ │ │ │ │ │ │ │ -00024a7c : │ │ │ │ +00024ae0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2456]! @ 0x998 │ │ │ │ │ │ │ │ -00024a88 <__strncat_chk@plt>: │ │ │ │ +00024aec : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2448]! @ 0x990 │ │ │ │ │ │ │ │ -00024a94 : │ │ │ │ +00024af8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2440]! @ 0x988 │ │ │ │ │ │ │ │ -00024aa0 : │ │ │ │ +00024b04 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2432]! @ 0x980 │ │ │ │ │ │ │ │ -00024aac : │ │ │ │ +00024b10 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2424]! @ 0x978 │ │ │ │ │ │ │ │ -00024ab8 <__longjmp_chk@plt>: │ │ │ │ +00024b1c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2416]! @ 0x970 │ │ │ │ │ │ │ │ -00024ac4 : │ │ │ │ +00024b28 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2408]! @ 0x968 │ │ │ │ │ │ │ │ -00024ad0 : │ │ │ │ +00024b34 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2400]! @ 0x960 │ │ │ │ │ │ │ │ -00024adc : │ │ │ │ +00024b40 <__memset_chk@plt>: │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2392]! @ 0x958 │ │ │ │ │ │ │ │ -00024ae8 : │ │ │ │ +00024b4c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2384]! @ 0x950 │ │ │ │ │ │ │ │ -00024af4 : │ │ │ │ +00024b58 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2376]! @ 0x948 │ │ │ │ │ │ │ │ -00024b00 : │ │ │ │ +00024b64 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2368]! @ 0x940 │ │ │ │ │ │ │ │ -00024b0c : │ │ │ │ +00024b70 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2360]! @ 0x938 │ │ │ │ │ │ │ │ -00024b18 : │ │ │ │ +00024b7c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2352]! @ 0x930 │ │ │ │ │ │ │ │ -00024b24 : │ │ │ │ +00024b88 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2344]! @ 0x928 │ │ │ │ │ │ │ │ -00024b30 : │ │ │ │ +00024b94 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2336]! @ 0x920 │ │ │ │ │ │ │ │ -00024b3c : │ │ │ │ +00024ba0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2328]! @ 0x918 │ │ │ │ │ │ │ │ -00024b48 : │ │ │ │ +00024bac : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2320]! @ 0x910 │ │ │ │ │ │ │ │ -00024b54 : │ │ │ │ +00024bb8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2312]! @ 0x908 │ │ │ │ │ │ │ │ -00024b60 : │ │ │ │ +00024bc4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2304]! @ 0x900 │ │ │ │ │ │ │ │ -00024b6c : │ │ │ │ +00024bd0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2296]! @ 0x8f8 │ │ │ │ │ │ │ │ -00024b78 : │ │ │ │ +00024bdc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2288]! @ 0x8f0 │ │ │ │ │ │ │ │ -00024b84 : │ │ │ │ +00024be8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2280]! @ 0x8e8 │ │ │ │ │ │ │ │ -00024b90 : │ │ │ │ +00024bf4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2272]! @ 0x8e0 │ │ │ │ │ │ │ │ -00024b9c : │ │ │ │ +00024c00 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2264]! @ 0x8d8 │ │ │ │ │ │ │ │ -00024ba8 <__sysv_signal@plt>: │ │ │ │ +00024c0c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2256]! @ 0x8d0 │ │ │ │ │ │ │ │ -00024bb4 : │ │ │ │ +00024c18 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2248]! @ 0x8c8 │ │ │ │ │ │ │ │ -00024bc0 : │ │ │ │ +00024c24 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2240]! @ 0x8c0 │ │ │ │ │ │ │ │ -00024bcc : │ │ │ │ +00024c30 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2232]! @ 0x8b8 │ │ │ │ │ │ │ │ -00024bd8 : │ │ │ │ +00024c3c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2224]! @ 0x8b0 │ │ │ │ │ │ │ │ -00024be4 : │ │ │ │ +00024c48 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2216]! @ 0x8a8 │ │ │ │ │ │ │ │ -00024bf0 : │ │ │ │ +00024c54 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2208]! @ 0x8a0 │ │ │ │ │ │ │ │ -00024bfc : │ │ │ │ +00024c60 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2200]! @ 0x898 │ │ │ │ │ │ │ │ -00024c08 : │ │ │ │ +00024c6c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2192]! @ 0x890 │ │ │ │ │ │ │ │ -00024c14 <__memset_chk@plt>: │ │ │ │ +00024c78 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2184]! @ 0x888 │ │ │ │ │ │ │ │ -00024c20 : │ │ │ │ +00024c84 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2176]! @ 0x880 │ │ │ │ │ │ │ │ -00024c2c : │ │ │ │ +00024c90 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2168]! @ 0x878 │ │ │ │ │ │ │ │ -00024c38 : │ │ │ │ +00024c9c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2160]! @ 0x870 │ │ │ │ │ │ │ │ -00024c44 : │ │ │ │ +00024ca8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2152]! @ 0x868 │ │ │ │ │ │ │ │ -00024c50 : │ │ │ │ +00024cb4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2144]! @ 0x860 │ │ │ │ │ │ │ │ -00024c5c : │ │ │ │ +00024cc0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2136]! @ 0x858 │ │ │ │ │ │ │ │ -00024c68 : │ │ │ │ +00024ccc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2128]! @ 0x850 │ │ │ │ │ │ │ │ -00024c74 : │ │ │ │ +00024cd8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2120]! @ 0x848 │ │ │ │ │ │ │ │ -00024c80 : │ │ │ │ +00024ce4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2112]! @ 0x840 │ │ │ │ │ │ │ │ -00024c8c : │ │ │ │ +00024cf0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2104]! @ 0x838 │ │ │ │ │ │ │ │ -00024c98 : │ │ │ │ +00024cfc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2096]! @ 0x830 │ │ │ │ │ │ │ │ -00024ca4 : │ │ │ │ +00024d08 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2088]! @ 0x828 │ │ │ │ │ │ │ │ -00024cb0 : │ │ │ │ +00024d14 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2080]! @ 0x820 │ │ │ │ │ │ │ │ -00024cbc : │ │ │ │ +00024d20 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2072]! @ 0x818 │ │ │ │ │ │ │ │ -00024cc8 : │ │ │ │ +00024d2c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2064]! @ 0x810 │ │ │ │ │ │ │ │ -00024cd4 : │ │ │ │ +00024d38 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2056]! @ 0x808 │ │ │ │ │ │ │ │ -00024ce0 : │ │ │ │ +00024d44 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2048]! @ 0x800 │ │ │ │ │ │ │ │ -00024cec : │ │ │ │ +00024d50 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2040]! @ 0x7f8 │ │ │ │ │ │ │ │ -00024cf8 : │ │ │ │ +00024d5c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2032]! @ 0x7f0 │ │ │ │ │ │ │ │ -00024d04 : │ │ │ │ +00024d68 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2024]! @ 0x7e8 │ │ │ │ │ │ │ │ -00024d10 : │ │ │ │ +00024d74 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2016]! @ 0x7e0 │ │ │ │ │ │ │ │ -00024d1c : │ │ │ │ +00024d80 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2008]! @ 0x7d8 │ │ │ │ │ │ │ │ -00024d28 : │ │ │ │ +00024d8c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #2000]! @ 0x7d0 │ │ │ │ │ │ │ │ -00024d34 : │ │ │ │ +00024d98 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1992]! @ 0x7c8 │ │ │ │ │ │ │ │ -00024d40 : │ │ │ │ +00024da4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1984]! @ 0x7c0 │ │ │ │ │ │ │ │ -00024d4c : │ │ │ │ +00024db0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1976]! @ 0x7b8 │ │ │ │ │ │ │ │ -00024d58 : │ │ │ │ +00024dbc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1968]! @ 0x7b0 │ │ │ │ │ │ │ │ -00024d64 : │ │ │ │ +00024dc8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1960]! @ 0x7a8 │ │ │ │ │ │ │ │ -00024d70 : │ │ │ │ +00024dd4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1952]! @ 0x7a0 │ │ │ │ │ │ │ │ -00024d7c : │ │ │ │ +00024de0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1944]! @ 0x798 │ │ │ │ │ │ │ │ -00024d88 : │ │ │ │ +00024dec : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1936]! @ 0x790 │ │ │ │ │ │ │ │ -00024d94 : │ │ │ │ +00024df8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1928]! @ 0x788 │ │ │ │ │ │ │ │ -00024da0 : │ │ │ │ +00024e04 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1920]! @ 0x780 │ │ │ │ │ │ │ │ -00024dac : │ │ │ │ +00024e10 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1912]! @ 0x778 │ │ │ │ │ │ │ │ -00024db8 : │ │ │ │ +00024e1c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1904]! @ 0x770 │ │ │ │ │ │ │ │ -00024dc4 : │ │ │ │ +00024e28 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1896]! @ 0x768 │ │ │ │ │ │ │ │ -00024dd0 : │ │ │ │ +00024e34 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1888]! @ 0x760 │ │ │ │ │ │ │ │ -00024ddc : │ │ │ │ +00024e40 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1880]! @ 0x758 │ │ │ │ │ │ │ │ -00024de8 : │ │ │ │ +00024e4c <__getsockopt64@plt>: │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1872]! @ 0x750 │ │ │ │ │ │ │ │ -00024df4 : │ │ │ │ +00024e58 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1864]! @ 0x748 │ │ │ │ │ │ │ │ -00024e00 : │ │ │ │ +00024e64 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1856]! @ 0x740 │ │ │ │ │ │ │ │ -00024e0c : │ │ │ │ +00024e70 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1848]! @ 0x738 │ │ │ │ │ │ │ │ -00024e18 : │ │ │ │ +00024e7c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1840]! @ 0x730 │ │ │ │ │ │ │ │ -00024e24 : │ │ │ │ +00024e88 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1832]! @ 0x728 │ │ │ │ │ │ │ │ -00024e30 : │ │ │ │ +00024e94 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1824]! @ 0x720 │ │ │ │ │ │ │ │ -00024e3c : │ │ │ │ +00024ea0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1816]! @ 0x718 │ │ │ │ │ │ │ │ -00024e48 : │ │ │ │ +00024eac : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1808]! @ 0x710 │ │ │ │ │ │ │ │ -00024e54 : │ │ │ │ +00024eb8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1800]! @ 0x708 │ │ │ │ │ │ │ │ -00024e60 : │ │ │ │ +00024ec4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1792]! @ 0x700 │ │ │ │ │ │ │ │ -00024e6c : │ │ │ │ +00024ed0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1784]! @ 0x6f8 │ │ │ │ │ │ │ │ -00024e78 : │ │ │ │ +00024edc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1776]! @ 0x6f0 │ │ │ │ │ │ │ │ -00024e84 : │ │ │ │ +00024ee8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1768]! @ 0x6e8 │ │ │ │ │ │ │ │ -00024e90 : │ │ │ │ +00024ef4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1760]! @ 0x6e0 │ │ │ │ │ │ │ │ -00024e9c : │ │ │ │ +00024f00 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1752]! @ 0x6d8 │ │ │ │ │ │ │ │ -00024ea8 : │ │ │ │ +00024f0c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1744]! @ 0x6d0 │ │ │ │ │ │ │ │ -00024eb4 : │ │ │ │ +00024f18 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1736]! @ 0x6c8 │ │ │ │ │ │ │ │ -00024ec0 : │ │ │ │ +00024f24 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1728]! @ 0x6c0 │ │ │ │ │ │ │ │ -00024ecc : │ │ │ │ +00024f30 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1720]! @ 0x6b8 │ │ │ │ │ │ │ │ -00024ed8 : │ │ │ │ +00024f3c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1712]! @ 0x6b0 │ │ │ │ │ │ │ │ -00024ee4 : │ │ │ │ +00024f48 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1704]! @ 0x6a8 │ │ │ │ │ │ │ │ -00024ef0 : │ │ │ │ +00024f54 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1696]! @ 0x6a0 │ │ │ │ │ │ │ │ -00024efc : │ │ │ │ +00024f60 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1688]! @ 0x698 │ │ │ │ │ │ │ │ -00024f08 : │ │ │ │ +00024f6c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1680]! @ 0x690 │ │ │ │ │ │ │ │ -00024f14 : │ │ │ │ +00024f78 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1672]! @ 0x688 │ │ │ │ │ │ │ │ -00024f20 <__getsockopt64@plt>: │ │ │ │ +00024f84 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1664]! @ 0x680 │ │ │ │ │ │ │ │ -00024f2c : │ │ │ │ +00024f90 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1656]! @ 0x678 │ │ │ │ │ │ │ │ -00024f38 : │ │ │ │ +00024f9c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1648]! @ 0x670 │ │ │ │ │ │ │ │ -00024f44 : │ │ │ │ +00024fa8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1640]! @ 0x668 │ │ │ │ │ │ │ │ -00024f50 : │ │ │ │ +00024fb4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1632]! @ 0x660 │ │ │ │ │ │ │ │ -00024f5c : │ │ │ │ +00024fc0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1624]! @ 0x658 │ │ │ │ │ │ │ │ -00024f68 : │ │ │ │ +00024fcc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1616]! @ 0x650 │ │ │ │ │ │ │ │ -00024f74 : │ │ │ │ +00024fd8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1608]! @ 0x648 │ │ │ │ │ │ │ │ -00024f80 : │ │ │ │ +00024fe4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1600]! @ 0x640 │ │ │ │ │ │ │ │ -00024f8c : │ │ │ │ +00024ff0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1592]! @ 0x638 │ │ │ │ │ │ │ │ -00024f98 : │ │ │ │ +00024ffc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1584]! @ 0x630 │ │ │ │ │ │ │ │ -00024fa4 : │ │ │ │ +00025008 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1576]! @ 0x628 │ │ │ │ │ │ │ │ -00024fb0 : │ │ │ │ +00025014 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1568]! @ 0x620 │ │ │ │ │ │ │ │ -00024fbc : │ │ │ │ +00025020 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1560]! @ 0x618 │ │ │ │ │ │ │ │ -00024fc8 : │ │ │ │ +0002502c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1552]! @ 0x610 │ │ │ │ │ │ │ │ -00024fd4 : │ │ │ │ +00025038 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1544]! @ 0x608 │ │ │ │ │ │ │ │ -00024fe0 : │ │ │ │ +00025044 <__strcpy_chk@plt>: │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1536]! @ 0x600 │ │ │ │ │ │ │ │ -00024fec : │ │ │ │ +00025050 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1528]! @ 0x5f8 │ │ │ │ │ │ │ │ -00024ff8 : │ │ │ │ +0002505c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1520]! @ 0x5f0 │ │ │ │ │ │ │ │ -00025004 : │ │ │ │ +00025068 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1512]! @ 0x5e8 │ │ │ │ │ │ │ │ -00025010 : │ │ │ │ +00025074 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1504]! @ 0x5e0 │ │ │ │ │ │ │ │ -0002501c : │ │ │ │ +00025080 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1496]! @ 0x5d8 │ │ │ │ │ │ │ │ -00025028 : │ │ │ │ +0002508c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1488]! @ 0x5d0 │ │ │ │ │ │ │ │ -00025034 : │ │ │ │ +00025098 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1480]! @ 0x5c8 │ │ │ │ │ │ │ │ -00025040 : │ │ │ │ +000250a4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1472]! @ 0x5c0 │ │ │ │ │ │ │ │ -0002504c : │ │ │ │ +000250b0 <__ctype_tolower_loc@plt>: │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1464]! @ 0x5b8 │ │ │ │ │ │ │ │ -00025058 : │ │ │ │ +000250bc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1456]! @ 0x5b0 │ │ │ │ │ │ │ │ -00025064 : │ │ │ │ +000250c8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1448]! @ 0x5a8 │ │ │ │ │ │ │ │ -00025070 : │ │ │ │ +000250d4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1440]! @ 0x5a0 │ │ │ │ │ │ │ │ -0002507c : │ │ │ │ +000250e0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1432]! @ 0x598 │ │ │ │ │ │ │ │ -00025088 : │ │ │ │ +000250ec : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1424]! @ 0x590 │ │ │ │ │ │ │ │ -00025094 : │ │ │ │ +000250f8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1416]! @ 0x588 │ │ │ │ │ │ │ │ -000250a0 : │ │ │ │ +00025104 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1408]! @ 0x580 │ │ │ │ │ │ │ │ -000250ac : │ │ │ │ +00025110 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1400]! @ 0x578 │ │ │ │ │ │ │ │ -000250b8 : │ │ │ │ +0002511c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1392]! @ 0x570 │ │ │ │ │ │ │ │ -000250c4 : │ │ │ │ +00025128 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1384]! @ 0x568 │ │ │ │ │ │ │ │ -000250d0 : │ │ │ │ +00025134 <__localtime64@plt>: │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1376]! @ 0x560 │ │ │ │ │ │ │ │ -000250dc : │ │ │ │ +00025140 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1368]! @ 0x558 │ │ │ │ │ │ │ │ -000250e8 : │ │ │ │ +0002514c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1360]! @ 0x550 │ │ │ │ │ │ │ │ -000250f4 : │ │ │ │ +00025158 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1352]! @ 0x548 │ │ │ │ │ │ │ │ -00025100 : │ │ │ │ +00025164 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1344]! @ 0x540 │ │ │ │ │ │ │ │ -0002510c : │ │ │ │ +00025170 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1336]! @ 0x538 │ │ │ │ │ │ │ │ -00025118 <__strcpy_chk@plt>: │ │ │ │ +0002517c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1328]! @ 0x530 │ │ │ │ │ │ │ │ -00025124 : │ │ │ │ +00025188 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1320]! @ 0x528 │ │ │ │ │ │ │ │ -00025130 : │ │ │ │ +00025194 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1312]! @ 0x520 │ │ │ │ │ │ │ │ -0002513c : │ │ │ │ +000251a0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1304]! @ 0x518 │ │ │ │ │ │ │ │ -00025148 : │ │ │ │ +000251ac : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1296]! @ 0x510 │ │ │ │ │ │ │ │ -00025154 : │ │ │ │ +000251b8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1288]! @ 0x508 │ │ │ │ │ │ │ │ -00025160 : │ │ │ │ +000251c4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1280]! @ 0x500 │ │ │ │ │ │ │ │ -0002516c : │ │ │ │ +000251d0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1272]! @ 0x4f8 │ │ │ │ │ │ │ │ -00025178 : │ │ │ │ +000251dc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1264]! @ 0x4f0 │ │ │ │ │ │ │ │ -00025184 <__ctype_tolower_loc@plt>: │ │ │ │ +000251e8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1256]! @ 0x4e8 │ │ │ │ │ │ │ │ -00025190 : │ │ │ │ +000251f4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1248]! @ 0x4e0 │ │ │ │ │ │ │ │ -0002519c : │ │ │ │ +00025200 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1240]! @ 0x4d8 │ │ │ │ │ │ │ │ -000251a8 : │ │ │ │ +0002520c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1232]! @ 0x4d0 │ │ │ │ │ │ │ │ -000251b4 : │ │ │ │ +00025218 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1224]! @ 0x4c8 │ │ │ │ │ │ │ │ -000251c0 : │ │ │ │ +00025224 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1216]! @ 0x4c0 │ │ │ │ │ │ │ │ -000251cc : │ │ │ │ +00025230 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1208]! @ 0x4b8 │ │ │ │ │ │ │ │ -000251d8 : │ │ │ │ +0002523c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1200]! @ 0x4b0 │ │ │ │ │ │ │ │ -000251e4 : │ │ │ │ +00025248 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1192]! @ 0x4a8 │ │ │ │ │ │ │ │ -000251f0 : │ │ │ │ +00025254 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1184]! @ 0x4a0 │ │ │ │ │ │ │ │ -000251fc : │ │ │ │ +00025260 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1176]! @ 0x498 │ │ │ │ │ │ │ │ -00025208 <__localtime64@plt>: │ │ │ │ +0002526c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1168]! @ 0x490 │ │ │ │ │ │ │ │ -00025214 : │ │ │ │ +00025278 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1160]! @ 0x488 │ │ │ │ │ │ │ │ -00025220 : │ │ │ │ +00025284 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1152]! @ 0x480 │ │ │ │ │ │ │ │ -0002522c : │ │ │ │ +00025290 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1144]! @ 0x478 │ │ │ │ │ │ │ │ -00025238 : │ │ │ │ +0002529c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1136]! @ 0x470 │ │ │ │ │ │ │ │ -00025244 : │ │ │ │ +000252a8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1128]! @ 0x468 │ │ │ │ │ │ │ │ -00025250 : │ │ │ │ +000252b4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1120]! @ 0x460 │ │ │ │ │ │ │ │ -0002525c : │ │ │ │ +000252c0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1112]! @ 0x458 │ │ │ │ │ │ │ │ -00025268 : │ │ │ │ +000252cc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1104]! @ 0x450 │ │ │ │ │ │ │ │ -00025274 : │ │ │ │ +000252d8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1096]! @ 0x448 │ │ │ │ │ │ │ │ -00025280 : │ │ │ │ +000252e4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1088]! @ 0x440 │ │ │ │ │ │ │ │ -0002528c : │ │ │ │ +000252f0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1080]! @ 0x438 │ │ │ │ │ │ │ │ -00025298 : │ │ │ │ +000252fc <__setsockopt64@plt>: │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1072]! @ 0x430 │ │ │ │ │ │ │ │ -000252a4 : │ │ │ │ +00025308 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1064]! @ 0x428 │ │ │ │ │ │ │ │ -000252b0 : │ │ │ │ +00025314 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1056]! @ 0x420 │ │ │ │ │ │ │ │ -000252bc : │ │ │ │ +00025320 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1048]! @ 0x418 │ │ │ │ │ │ │ │ -000252c8 : │ │ │ │ +0002532c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1040]! @ 0x410 │ │ │ │ │ │ │ │ -000252d4 : │ │ │ │ +00025338 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1032]! @ 0x408 │ │ │ │ │ │ │ │ -000252e0 : │ │ │ │ +00025344 <__globfree64_time64@plt>: │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1024]! @ 0x400 │ │ │ │ │ │ │ │ -000252ec : │ │ │ │ +00025350 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1016]! @ 0x3f8 │ │ │ │ │ │ │ │ -000252f8 : │ │ │ │ +0002535c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1008]! @ 0x3f0 │ │ │ │ │ │ │ │ -00025304 : │ │ │ │ +00025368 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #1000]! @ 0x3e8 │ │ │ │ │ │ │ │ -00025310 : │ │ │ │ +00025374 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #992]! @ 0x3e0 │ │ │ │ │ │ │ │ -0002531c : │ │ │ │ +00025380 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #984]! @ 0x3d8 │ │ │ │ │ │ │ │ -00025328 : │ │ │ │ +0002538c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #976]! @ 0x3d0 │ │ │ │ │ │ │ │ -00025334 : │ │ │ │ +00025398 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #968]! @ 0x3c8 │ │ │ │ │ │ │ │ -00025340 : │ │ │ │ +000253a4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #960]! @ 0x3c0 │ │ │ │ │ │ │ │ -0002534c : │ │ │ │ +000253b0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #952]! @ 0x3b8 │ │ │ │ │ │ │ │ -00025358 : │ │ │ │ +000253bc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #944]! @ 0x3b0 │ │ │ │ │ │ │ │ -00025364 : │ │ │ │ +000253c8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #936]! @ 0x3a8 │ │ │ │ │ │ │ │ -00025370 : │ │ │ │ +000253d4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #928]! @ 0x3a0 │ │ │ │ │ │ │ │ -0002537c : │ │ │ │ +000253e0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #920]! @ 0x398 │ │ │ │ │ │ │ │ -00025388 : │ │ │ │ +000253ec : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #912]! @ 0x390 │ │ │ │ │ │ │ │ -00025394 : │ │ │ │ +000253f8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #904]! @ 0x388 │ │ │ │ │ │ │ │ -000253a0 : │ │ │ │ +00025404 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #896]! @ 0x380 │ │ │ │ │ │ │ │ -000253ac : │ │ │ │ +00025410 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #888]! @ 0x378 │ │ │ │ │ │ │ │ -000253b8 : │ │ │ │ +0002541c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #880]! @ 0x370 │ │ │ │ │ │ │ │ -000253c4 : │ │ │ │ +00025428 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #872]! @ 0x368 │ │ │ │ │ │ │ │ -000253d0 <__setsockopt64@plt>: │ │ │ │ +00025434 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #864]! @ 0x360 │ │ │ │ │ │ │ │ -000253dc : │ │ │ │ +00025440 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #856]! @ 0x358 │ │ │ │ │ │ │ │ -000253e8 : │ │ │ │ +0002544c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #848]! @ 0x350 │ │ │ │ │ │ │ │ -000253f4 : │ │ │ │ +00025458 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #840]! @ 0x348 │ │ │ │ │ │ │ │ -00025400 : │ │ │ │ +00025464 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #832]! @ 0x340 │ │ │ │ │ │ │ │ -0002540c : │ │ │ │ +00025470 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #824]! @ 0x338 │ │ │ │ │ │ │ │ -00025418 <__globfree64_time64@plt>: │ │ │ │ +0002547c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #816]! @ 0x330 │ │ │ │ │ │ │ │ -00025424 : │ │ │ │ +00025488 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #808]! @ 0x328 │ │ │ │ │ │ │ │ -00025430 : │ │ │ │ +00025494 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #800]! @ 0x320 │ │ │ │ │ │ │ │ -0002543c : │ │ │ │ +000254a0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #792]! @ 0x318 │ │ │ │ │ │ │ │ -00025448 : │ │ │ │ +000254ac : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #784]! @ 0x310 │ │ │ │ │ │ │ │ -00025454 : │ │ │ │ +000254b8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #776]! @ 0x308 │ │ │ │ │ │ │ │ -00025460 : │ │ │ │ +000254c4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #768]! @ 0x300 │ │ │ │ │ │ │ │ -0002546c : │ │ │ │ +000254d0 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #760]! @ 0x2f8 │ │ │ │ │ │ │ │ -00025478 : │ │ │ │ +000254dc : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #752]! @ 0x2f0 │ │ │ │ │ │ │ │ -00025484 : │ │ │ │ +000254e8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #744]! @ 0x2e8 │ │ │ │ │ │ │ │ -00025490 : │ │ │ │ +000254f4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #736]! @ 0x2e0 │ │ │ │ │ │ │ │ -0002549c : │ │ │ │ +00025500 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #728]! @ 0x2d8 │ │ │ │ │ │ │ │ -000254a8 : │ │ │ │ +0002550c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #720]! @ 0x2d0 │ │ │ │ │ │ │ │ -000254b4 : │ │ │ │ +00025518 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #712]! @ 0x2c8 │ │ │ │ │ │ │ │ -000254c0 : │ │ │ │ +00025524 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #704]! @ 0x2c0 │ │ │ │ │ │ │ │ -000254cc : │ │ │ │ +00025530 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #696]! @ 0x2b8 │ │ │ │ │ │ │ │ -000254d8 : │ │ │ │ +0002553c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #688]! @ 0x2b0 │ │ │ │ │ │ │ │ -000254e4 : │ │ │ │ +00025548 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #680]! @ 0x2a8 │ │ │ │ │ │ │ │ -000254f0 : │ │ │ │ +00025554 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #672]! @ 0x2a0 │ │ │ │ │ │ │ │ -000254fc : │ │ │ │ +00025560 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #664]! @ 0x298 │ │ │ │ │ │ │ │ -00025508 : │ │ │ │ +0002556c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #656]! @ 0x290 │ │ │ │ │ │ │ │ -00025514 : │ │ │ │ +00025578 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #648]! @ 0x288 │ │ │ │ │ │ │ │ -00025520 : │ │ │ │ +00025584 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #640]! @ 0x280 │ │ │ │ │ │ │ │ -0002552c : │ │ │ │ +00025590 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #632]! @ 0x278 │ │ │ │ │ │ │ │ -00025538 : │ │ │ │ +0002559c : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #624]! @ 0x270 │ │ │ │ │ │ │ │ -00025544 : │ │ │ │ +000255a8 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #616]! @ 0x268 │ │ │ │ │ │ │ │ -00025550 : │ │ │ │ +000255b4 : │ │ │ │ add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ + add ip, ip, #237568 @ 0x3a000 │ │ │ │ ldr pc, [ip, #608]! @ 0x260 │ │ │ │ - │ │ │ │ -0002555c : │ │ │ │ - add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ - ldr pc, [ip, #600]! @ 0x258 │ │ │ │ - │ │ │ │ -00025568 : │ │ │ │ - add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ - ldr pc, [ip, #592]! @ 0x250 │ │ │ │ - │ │ │ │ -00025574 : │ │ │ │ - add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ - ldr pc, [ip, #584]! @ 0x248 │ │ │ │ - │ │ │ │ -00025580 : │ │ │ │ - add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ - ldr pc, [ip, #576]! @ 0x240 │ │ │ │ - │ │ │ │ -0002558c : │ │ │ │ - add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ - ldr pc, [ip, #568]! @ 0x238 │ │ │ │ - │ │ │ │ -00025598 : │ │ │ │ - add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ - ldr pc, [ip, #560]! @ 0x230 │ │ │ │ - │ │ │ │ -000255a4 : │ │ │ │ - add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ - ldr pc, [ip, #552]! @ 0x228 │ │ │ │ - │ │ │ │ -000255b0 : │ │ │ │ - add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ - ldr pc, [ip, #544]! @ 0x220 │ │ │ │ - │ │ │ │ -000255bc : │ │ │ │ - add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ - ldr pc, [ip, #536]! @ 0x218 │ │ │ │ - │ │ │ │ -000255c8 : │ │ │ │ - add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ - ldr pc, [ip, #528]! @ 0x210 │ │ │ │ - │ │ │ │ -000255d4 : │ │ │ │ - add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ - ldr pc, [ip, #520]! @ 0x208 │ │ │ │ - │ │ │ │ -000255e0 : │ │ │ │ - add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ - ldr pc, [ip, #512]! @ 0x200 │ │ │ │ - │ │ │ │ -000255ec : │ │ │ │ - add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ - ldr pc, [ip, #504]! @ 0x1f8 │ │ │ │ - │ │ │ │ -000255f8 : │ │ │ │ - add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ - ldr pc, [ip, #496]! @ 0x1f0 │ │ │ │ - │ │ │ │ -00025604 : │ │ │ │ - add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ - ldr pc, [ip, #488]! @ 0x1e8 │ │ │ │ - │ │ │ │ -00025610 : │ │ │ │ - add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ - ldr pc, [ip, #480]! @ 0x1e0 │ │ │ │ - │ │ │ │ -0002561c : │ │ │ │ - add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ - ldr pc, [ip, #472]! @ 0x1d8 │ │ │ │ - │ │ │ │ -00025628 : │ │ │ │ - add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ - ldr pc, [ip, #464]! @ 0x1d0 │ │ │ │ - │ │ │ │ -00025634 : │ │ │ │ - add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ - ldr pc, [ip, #456]! @ 0x1c8 │ │ │ │ - │ │ │ │ -00025640 : │ │ │ │ - add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ - ldr pc, [ip, #448]! @ 0x1c0 │ │ │ │ - │ │ │ │ -0002564c : │ │ │ │ - add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ - ldr pc, [ip, #440]! @ 0x1b8 │ │ │ │ - │ │ │ │ -00025658 : │ │ │ │ - add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ - ldr pc, [ip, #432]! @ 0x1b0 │ │ │ │ - │ │ │ │ -00025664 : │ │ │ │ - add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ - ldr pc, [ip, #424]! @ 0x1a8 │ │ │ │ - │ │ │ │ -00025670 : │ │ │ │ - add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ - ldr pc, [ip, #416]! @ 0x1a0 │ │ │ │ - │ │ │ │ -0002567c : │ │ │ │ - add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ - ldr pc, [ip, #408]! @ 0x198 │ │ │ │ - │ │ │ │ -00025688 : │ │ │ │ - add ip, pc, #3145728 @ 0x300000 │ │ │ │ - add ip, ip, #106496 @ 0x1a000 │ │ │ │ - ldr pc, [ip, #400]! @ 0x190 │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.text {} │ │ │ │ @@ -1,35255 +1,36719 @@ │ │ │ │ │ │ │ │ │ │ │ │ │ │ │ │ Disassembly of section .text: │ │ │ │ │ │ │ │ -00025698 <.text>: │ │ │ │ +000255c0 <.text>: │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - ldr r3, [pc, #28] @ 256cc │ │ │ │ - ldr r1, [pc, #28] @ 256d0 │ │ │ │ - ldr r0, [pc, #28] @ 256d4 │ │ │ │ + ldr r3, [pc, #28] @ 255f4 │ │ │ │ + movw r2, #927 @ 0x39f │ │ │ │ + ldr r1, [pc, #24] @ 255f8 │ │ │ │ + ldr r0, [pc, #24] @ 255fc │ │ │ │ add r3, pc, r3 │ │ │ │ + add r3, r3, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - add r3, r3, #28 │ │ │ │ - movw r2, #927 @ 0x39f │ │ │ │ - bl 23a50 <__assert_fail@plt> │ │ │ │ - ldrdeq sl, [lr], -ip @ │ │ │ │ - mulseq fp, r4, r5 │ │ │ │ - andseq lr, fp, r8, ror #16 │ │ │ │ + bl 23988 <__assert_fail@plt> │ │ │ │ + eoreq ip, pc, r0, lsl #22 │ │ │ │ + @ instruction: 0x001d08b4 │ │ │ │ + andseq r0, sp, r8, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - ldr r3, [pc, #24] @ 25708 │ │ │ │ - ldr r1, [pc, #24] @ 2570c │ │ │ │ - ldr r0, [pc, #24] @ 25710 │ │ │ │ + ldr r3, [pc, #24] @ 25630 │ │ │ │ + movw r2, #386 @ 0x182 │ │ │ │ + ldr r1, [pc, #20] @ 25634 │ │ │ │ + ldr r0, [pc, #20] @ 25638 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - movw r2, #386 @ 0x182 │ │ │ │ - bl 23a50 <__assert_fail@plt> │ │ │ │ - eoreq r1, pc, r8, ror #8 │ │ │ │ - andseq r0, sp, r4, lsl #1 │ │ │ │ - mulseq sp, r0, r0 │ │ │ │ + bl 23988 <__assert_fail@plt> │ │ │ │ + mlaseq r0, ip, r7, r3 │ │ │ │ + andseq r2, lr, r8, lsr #7 │ │ │ │ + @ instruction: 0x001e23b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ vpush {d8-d13} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-216] @ 0xffffff28 │ │ │ │ + ldr r5, [pc, #2928] @ 261e0 │ │ │ │ sub sp, sp, #4224 @ 0x1080 │ │ │ │ sub sp, sp, #4 │ │ │ │ + ldr r2, [pc, #2920] @ 261e4 │ │ │ │ + add ip, sp, #4160 @ 0x1040 │ │ │ │ add sl, sp, #128 @ 0x80 │ │ │ │ - mov r3, sl │ │ │ │ - ldr r5, [pc, #2920] @ 262b0 │ │ │ │ - ldr r2, [pc, #2920] @ 262b4 │ │ │ │ - str r1, [r3, #-40]! @ 0xffffffd8 │ │ │ │ - mov r1, r3 │ │ │ │ - ldr r3, [pc, #2912] @ 262b8 │ │ │ │ - add r2, pc, r2 │ │ │ │ + add ip, ip, #60 @ 0x3c │ │ │ │ + ldr r3, [pc, #2908] @ 261e8 │ │ │ │ add r5, pc, r5 │ │ │ │ + add r2, pc, r2 │ │ │ │ str r5, [sp, #44] @ 0x2c │ │ │ │ - str r0, [sl, #-36] @ 0xffffffdc │ │ │ │ - add ip, sp, #4160 @ 0x1040 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - sub r0, sl, #36 @ 0x24 │ │ │ │ - add ip, ip, #60 @ 0x3c │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [ip] │ │ │ │ mov r3, #0 │ │ │ │ - bl ac834 │ │ │ │ - bl a5e24 │ │ │ │ - ldr r3, [pc, #2860] @ 262bc │ │ │ │ - ldr r1, [pc, #2860] @ 262c0 │ │ │ │ + mov r3, sl │ │ │ │ + str r0, [sl, #-36] @ 0xffffffdc │ │ │ │ + sub r0, sl, #36 @ 0x24 │ │ │ │ + str r1, [r3, #-40]! @ 0xffffffd8 │ │ │ │ + mov r1, r3 │ │ │ │ + bl b277c │ │ │ │ + bl ab670 │ │ │ │ + ldr r3, [pc, #2852] @ 261ec │ │ │ │ + ldr r1, [pc, #2852] @ 261f0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r3 │ │ │ │ mov r8, r3 │ │ │ │ str r0, [r3] │ │ │ │ - bl a5d34 │ │ │ │ - ldr r1, [pc, #2836] @ 262c4 │ │ │ │ + bl ab56c │ │ │ │ + ldr r1, [pc, #2828] @ 261f4 │ │ │ │ ldr r0, [r4] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a5d34 │ │ │ │ + bl ab56c │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 3d000 │ │ │ │ + bl 3dda4 │ │ │ │ ldr r2, [sl, #-40] @ 0xffffffd8 │ │ │ │ ldr r1, [sl, #-36] @ 0xffffffdc │ │ │ │ ldr r0, [r4] │ │ │ │ - bl ad5bc │ │ │ │ - ldr r3, [pc, #2800] @ 262c8 │ │ │ │ + bl b352c │ │ │ │ + ldr r3, [pc, #2792] @ 261f8 │ │ │ │ mov r2, #1 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r5, [sl, #-40] @ 0xffffffd8 │ │ │ │ str r2, [r3, #60] @ 0x3c │ │ │ │ ldr r3, [sl, #-36] @ 0xffffffdc │ │ │ │ cmp r3, r2 │ │ │ │ - ble 259c8 │ │ │ │ + ble 25900 │ │ │ │ ldr r6, [r5, #4] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 259c8 │ │ │ │ - ldr r1, [pc, #2760] @ 262cc │ │ │ │ + beq 25900 │ │ │ │ + ldr r1, [pc, #2752] @ 261fc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 2582c │ │ │ │ - ldr r1, [pc, #2740] @ 262d0 │ │ │ │ + beq 25764 │ │ │ │ + ldr r1, [pc, #2732] @ 26200 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - bne 259c8 │ │ │ │ - ldr r2, [pc, #2720] @ 262d4 │ │ │ │ + bne 25900 │ │ │ │ + ldr r2, [pc, #2712] @ 26204 │ │ │ │ clz r3, r4 │ │ │ │ - add r2, pc, r2 │ │ │ │ lsr r3, r3, #5 │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r2, #48] @ 0x30 │ │ │ │ - ldr r3, [pc, #2704] @ 262d8 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ + ldr r3, [pc, #2692] @ 26208 │ │ │ │ ldr r5, [r8] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 25878 │ │ │ │ - ldr r1, [pc, #2680] @ 262dc │ │ │ │ + bne 257b0 │ │ │ │ + ldr r1, [pc, #2672] @ 2620c │ │ │ │ mov r2, #1 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl acc78 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl b2c00 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 25c44 │ │ │ │ - ldr r0, [pc, #2656] @ 262e0 │ │ │ │ + blt 25b7c │ │ │ │ + ldr r0, [pc, #2648] @ 26210 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl ad6fc │ │ │ │ + bl b3690 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 2617c │ │ │ │ + beq 260b8 │ │ │ │ movw r1, #511 @ 0x1ff │ │ │ │ - bl 21c38 │ │ │ │ + bl 21ba0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 24c8c │ │ │ │ - ldr r0, [pc, #2624] @ 262e4 │ │ │ │ + bl 24bb8 │ │ │ │ + ldr r0, [pc, #2616] @ 26214 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl ad6fc │ │ │ │ + bl b3690 │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 25a00 │ │ │ │ + beq 25938 │ │ │ │ movw r2, #438 @ 0x1b6 │ │ │ │ mov r1, #193 @ 0xc1 │ │ │ │ - bl 226a0 │ │ │ │ + bl 225fc │ │ │ │ cmn r0, #1 │ │ │ │ mov r4, r0 │ │ │ │ - beq 258fc │ │ │ │ - ldr r2, [pc, #2584] @ 262e8 │ │ │ │ + beq 25834 │ │ │ │ + ldr r2, [pc, #2576] @ 26218 │ │ │ │ mov r3, r6 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, #1 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r1, [pc, #2564] @ 262ec │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r1, [pc, #2556] @ 2621c │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 23888 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 237c0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 21cec │ │ │ │ - ldr r3, [pc, #2540] @ 262f0 │ │ │ │ + bl 21c54 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ + ldr r3, [pc, #2528] @ 26220 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 2592c │ │ │ │ + bne 25864 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r6 │ │ │ │ - bl acc78 │ │ │ │ + bl b2c00 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 25c44 │ │ │ │ + blt 25b7c │ │ │ │ mov r0, r6 │ │ │ │ - bl 24c8c │ │ │ │ - ldr r3, [pc, #2488] @ 262f4 │ │ │ │ + bl 24bb8 │ │ │ │ + ldr r3, [pc, #2480] @ 26224 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 26164 │ │ │ │ + bne 260a0 │ │ │ │ + ldr r4, [pc, #2464] @ 26228 │ │ │ │ ldr r2, [sl, #-40] @ 0xffffffd8 │ │ │ │ ldr r1, [sl, #-36] @ 0xffffffdc │ │ │ │ - ldr r0, [r8] │ │ │ │ - bl 39198 │ │ │ │ - ldr r4, [pc, #2456] @ 262f8 │ │ │ │ add r4, pc, r4 │ │ │ │ + ldr r0, [r8] │ │ │ │ + bl 39c30 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r4, #12] │ │ │ │ - beq 26118 │ │ │ │ - bl afa94 │ │ │ │ + beq 26054 │ │ │ │ + bl b5d28 │ │ │ │ cmp r0, #0 │ │ │ │ - moveq r7, r0 │ │ │ │ str r0, [r4, #12] │ │ │ │ - beq 2611c │ │ │ │ + moveq r6, r0 │ │ │ │ + beq 26058 │ │ │ │ ldr r1, [r8] │ │ │ │ - bl aef98 │ │ │ │ + bl b5140 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r4, #16] │ │ │ │ - beq 259bc │ │ │ │ + beq 258f4 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ - bl af284 │ │ │ │ + bl b5490 │ │ │ │ cmp r0, #1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - beq 25a18 │ │ │ │ - bl af080 │ │ │ │ + beq 25950 │ │ │ │ + bl b5248 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #16] │ │ │ │ - mov r7, #0 │ │ │ │ + mov r6, #0 │ │ │ │ mov r0, #0 │ │ │ │ - b 25a28 │ │ │ │ + b 25960 │ │ │ │ ldr r0, [r5] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 25840 │ │ │ │ - bl ad824 │ │ │ │ - ldr r1, [pc, #2332] @ 262fc │ │ │ │ + beq 25778 │ │ │ │ + bl b37c4 │ │ │ │ + ldr r1, [pc, #2324] @ 2622c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 21800 │ │ │ │ + bl 21768 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 25840 │ │ │ │ - ldr r3, [pc, #2316] @ 26300 │ │ │ │ + beq 25778 │ │ │ │ + ldr r3, [pc, #2308] @ 26230 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #48] @ 0x30 │ │ │ │ - b 25840 │ │ │ │ - ldr r2, [pc, #2300] @ 26304 │ │ │ │ + b 25778 │ │ │ │ + ldr r2, [pc, #2292] @ 26234 │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, r1 │ │ │ │ - bl ab6e0 │ │ │ │ - b 25934 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 2586c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 2a87c │ │ │ │ - bl af968 │ │ │ │ - mov r7, #0 │ │ │ │ - ldr r4, [pc, #2264] @ 26308 │ │ │ │ + beq 2a7a8 │ │ │ │ + mov r6, #0 │ │ │ │ + bl b5bf4 │ │ │ │ + ldr r4, [pc, #2256] @ 26238 │ │ │ │ add r4, pc, r4 │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ - ldr r0, [pc, #2256] @ 2630c │ │ │ │ + ldr r0, [pc, #2248] @ 2623c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl ab888 │ │ │ │ - bl ac858 │ │ │ │ + bl b1720 │ │ │ │ + bl b27ac │ │ │ │ subs r1, r0, #0 │ │ │ │ - beq 26160 │ │ │ │ + beq 2609c │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 26194 │ │ │ │ - ldr r3, [pc, #2224] @ 26310 │ │ │ │ + bne 260d0 │ │ │ │ + ldr r3, [pc, #2216] @ 26240 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #452] @ 0x1c4 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 25a84 │ │ │ │ - ldr r1, [pc, #2208] @ 26314 │ │ │ │ + beq 259bc │ │ │ │ + ldr r1, [pc, #2200] @ 26244 │ │ │ │ ldr r0, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - beq 266c0 │ │ │ │ - ldr r3, [pc, #2188] @ 26318 │ │ │ │ + beq 265f0 │ │ │ │ + ldr r3, [pc, #2180] @ 26248 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #444] @ 0x1bc │ │ │ │ cmp r3, #0 │ │ │ │ - beq 25ab0 │ │ │ │ - ldr r1, [pc, #2172] @ 2631c │ │ │ │ + beq 259e8 │ │ │ │ + ldr r1, [pc, #2164] @ 2624c │ │ │ │ ldr r0, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - beq 266b4 │ │ │ │ - ldr r3, [pc, #2152] @ 26320 │ │ │ │ + beq 265e4 │ │ │ │ + ldr r3, [pc, #2144] @ 26250 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #436] @ 0x1b4 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 25adc │ │ │ │ - ldr r1, [pc, #2136] @ 26324 │ │ │ │ + beq 25a14 │ │ │ │ + ldr r1, [pc, #2128] @ 26254 │ │ │ │ ldr r0, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 26668 │ │ │ │ - ldr r3, [pc, #2116] @ 26328 │ │ │ │ + beq 26598 │ │ │ │ + ldr r3, [pc, #2108] @ 26258 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #460] @ 0x1cc │ │ │ │ cmp r3, #0 │ │ │ │ - beq 25b08 │ │ │ │ - ldr r1, [pc, #2100] @ 2632c │ │ │ │ + beq 25a40 │ │ │ │ + ldr r1, [pc, #2092] @ 2625c │ │ │ │ ldr r0, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 2661c │ │ │ │ - ldr r3, [pc, #2080] @ 26330 │ │ │ │ + beq 2654c │ │ │ │ + ldr r3, [pc, #2072] @ 26260 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #456] @ 0x1c8 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 25b34 │ │ │ │ - ldr r1, [pc, #2064] @ 26334 │ │ │ │ + beq 25a6c │ │ │ │ + ldr r1, [pc, #2056] @ 26264 │ │ │ │ ldr r0, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 266ec │ │ │ │ - ldr r3, [pc, #2044] @ 26338 │ │ │ │ + beq 2661c │ │ │ │ + ldr r3, [pc, #2036] @ 26268 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #432] @ 0x1b0 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 25b60 │ │ │ │ - ldr r1, [pc, #2028] @ 2633c │ │ │ │ + beq 25a98 │ │ │ │ + ldr r1, [pc, #2020] @ 2626c │ │ │ │ ldr r0, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 266cc │ │ │ │ - ldr r3, [pc, #2008] @ 26340 │ │ │ │ + beq 265fc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ + ldr r3, [pc, #1996] @ 26270 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 25b90 │ │ │ │ - ldr r1, [pc, #1988] @ 26344 │ │ │ │ + beq 25ac8 │ │ │ │ + ldr r1, [pc, #1980] @ 26274 │ │ │ │ ldr r0, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - beq 2670c │ │ │ │ - ldr r3, [pc, #1968] @ 26348 │ │ │ │ + beq 2663c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ + ldr r3, [pc, #1956] @ 26278 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 25bc0 │ │ │ │ - ldr r1, [pc, #1948] @ 2634c │ │ │ │ + beq 25af8 │ │ │ │ + ldr r1, [pc, #1940] @ 2627c │ │ │ │ ldr r0, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 265fc │ │ │ │ - ldr r3, [pc, #1928] @ 26350 │ │ │ │ + beq 2652c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ + ldr r3, [pc, #1916] @ 26280 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 25bec │ │ │ │ - ldr r1, [pc, #1908] @ 26354 │ │ │ │ + beq 25b24 │ │ │ │ + ldr r1, [pc, #1900] @ 26284 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - beq 25c18 │ │ │ │ - ldr r3, [pc, #1892] @ 26358 │ │ │ │ + beq 25b50 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ + ldr r3, [pc, #1880] @ 26288 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 25c4c │ │ │ │ - ldr r1, [pc, #1872] @ 2635c │ │ │ │ + beq 25b84 │ │ │ │ + ldr r1, [pc, #1864] @ 2628c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - bne 25c4c │ │ │ │ - bl 101e28 │ │ │ │ - ldr r2, [pc, #1852] @ 26360 │ │ │ │ + bne 25b84 │ │ │ │ + bl 10c2a0 │ │ │ │ + ldr r2, [pc, #1844] @ 26290 │ │ │ │ mov r1, #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #1 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r3, [pc, #1836] @ 26364 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r3, [pc, #1828] @ 26294 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #472] @ 0x1d8 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 26230 │ │ │ │ + bne 2616c │ │ │ │ mov r0, #0 │ │ │ │ - bl 37dd4 │ │ │ │ - ldr r3, [pc, #1812] @ 26368 │ │ │ │ + bl 38790 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ + ldr r3, [pc, #1800] @ 26298 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 25c78 │ │ │ │ - ldr r1, [pc, #1792] @ 2636c │ │ │ │ + beq 25bb0 │ │ │ │ + ldr r1, [pc, #1784] @ 2629c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - beq 25c18 │ │ │ │ - ldr r3, [pc, #1776] @ 26370 │ │ │ │ + beq 25b50 │ │ │ │ + ldr r3, [pc, #1768] @ 262a0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #472] @ 0x1d8 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 26230 │ │ │ │ - cmp r7, #0 │ │ │ │ - bne 25c44 │ │ │ │ + bne 2616c │ │ │ │ + cmp r6, #0 │ │ │ │ + bne 25b7c │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ cmp r2, #0 │ │ │ │ - beq 26130 │ │ │ │ - ldr r2, [pc, #1740] @ 26374 │ │ │ │ + beq 2606c │ │ │ │ + ldr r2, [pc, #1732] @ 262a4 │ │ │ │ mov r1, #6 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #1 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r1, #6 │ │ │ │ mov r0, #1 │ │ │ │ - bl ab13c │ │ │ │ + bl b0f90 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 268a8 │ │ │ │ - ldr r3, [pc, #1704] @ 26378 │ │ │ │ + bne 267d8 │ │ │ │ + ldr r3, [pc, #1696] @ 262a8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #1268] @ 0x4f4 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 25d48 │ │ │ │ - ldr r3, [pc, #1688] @ 2637c │ │ │ │ + bne 25c80 │ │ │ │ + ldr r3, [pc, #1680] @ 262ac │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #480] @ 0x1e0 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 29970 │ │ │ │ + beq 297a4 │ │ │ │ + ldr r4, [pc, #1664] @ 262b0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 226a0 │ │ │ │ - ldr r4, [pc, #1664] @ 26380 │ │ │ │ - add r4, pc, r4 │ │ │ │ + bl 225fc │ │ │ │ cmp r0, #0 │ │ │ │ + add r4, pc, r4 │ │ │ │ str r0, [r4, #1272] @ 0x4f8 │ │ │ │ - bge 29578 │ │ │ │ - ldr r3, [pc, #1648] @ 26384 │ │ │ │ + bge 29478 │ │ │ │ + ldr r3, [pc, #1640] @ 262b4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3, #480] @ 0x1e0 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 27064 │ │ │ │ - bl 23b70 <__errno_location@plt> │ │ │ │ + beq 26f90 │ │ │ │ + bl 23aa8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ - bl 23a8c │ │ │ │ - ldr r2, [pc, #1620] @ 26388 │ │ │ │ + bl 239c4 │ │ │ │ + ldr r2, [pc, #1612] @ 262b8 │ │ │ │ mov r3, r4 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #2 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, #1 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r3, [pc, #1596] @ 2638c │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r3, [pc, #1588] @ 262bc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 2690c │ │ │ │ - ldr r3, [pc, #1580] @ 26390 │ │ │ │ + bne 2683c │ │ │ │ + ldr r3, [pc, #1572] @ 262c0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #1272] @ 0x4f8 │ │ │ │ cmp r3, #0 │ │ │ │ - blt 267b8 │ │ │ │ + blt 266e8 │ │ │ │ mov r0, #0 │ │ │ │ - bl 159464 │ │ │ │ - ldr r4, [pc, #1556] @ 26394 │ │ │ │ - ldr r3, [pc, #1556] @ 26398 │ │ │ │ + bl 167054 │ │ │ │ + ldr r4, [pc, #1548] @ 262c4 │ │ │ │ + ldr r3, [pc, #1548] @ 262c8 │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4] │ │ │ │ - bl 3cb1c │ │ │ │ - ldr ip, [sp, #44] @ 0x2c │ │ │ │ - ldr r2, [pc, #1536] @ 2639c │ │ │ │ + bl 3d884 │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + mvn r0, #0 │ │ │ │ + ldr r3, [pc, #1524] @ 262cc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + mov r2, r3 │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, #0 │ │ │ │ - ldr r2, [ip, r2] │ │ │ │ mov r1, r3 │ │ │ │ - mvn r0, #0 │ │ │ │ - str r2, [sp, #48] @ 0x30 │ │ │ │ - bl 3a444 │ │ │ │ + bl 3b010 │ │ │ │ ldr r3, [r4, #488] @ 0x1e8 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 26858 │ │ │ │ + bne 26788 │ │ │ │ ldr r0, [r4, #492] @ 0x1ec │ │ │ │ cmp r0, #0 │ │ │ │ - beq 2955c │ │ │ │ + beq 2945c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ - ldr r3, [pc, #1484] @ 263a0 │ │ │ │ - ldr r4, [pc, #1484] @ 263a4 │ │ │ │ + ldr r3, [pc, #1472] @ 262d0 │ │ │ │ + ldr r4, [pc, #1472] @ 262d4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 15b200 │ │ │ │ + bl 168fb0 │ │ │ │ ldr r3, [r4, #428] @ 0x1ac │ │ │ │ cmp r3, #0 │ │ │ │ - beq 25e7c │ │ │ │ + beq 25db8 │ │ │ │ ldr r1, [r4, #496] @ 0x1f0 │ │ │ │ cmp r1, #0 │ │ │ │ - beq 25e14 │ │ │ │ - ldr r0, [pc, #1440] @ 263a8 │ │ │ │ + beq 25d50 │ │ │ │ + ldr r0, [pc, #1428] @ 262d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 858e4 │ │ │ │ + bl 89854 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 27030 │ │ │ │ - ldr r0, [pc, #1424] @ 263ac │ │ │ │ - ldr r5, [pc, #1424] @ 263b0 │ │ │ │ + bne 26f5c │ │ │ │ + ldr r0, [pc, #1412] @ 262dc │ │ │ │ + ldr r5, [pc, #1412] @ 262e0 │ │ │ │ + ldr r4, [pc, #1412] @ 262e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl ad6fc │ │ │ │ - ldr r4, [pc, #1416] @ 263b4 │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r4, pc, r4 │ │ │ │ + bl b3690 │ │ │ │ mov r1, r0 │ │ │ │ - str r0, [r4, #496] @ 0x1f0 │ │ │ │ + add r5, pc, r5 │ │ │ │ mov r0, r5 │ │ │ │ - bl 858e4 │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r1, [r4, #496] @ 0x1f0 │ │ │ │ + bl 89854 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 26ffc │ │ │ │ - ldr r6, [pc, #1384] @ 263b8 │ │ │ │ + bne 26f28 │ │ │ │ + ldr r7, [pc, #1372] @ 262e8 │ │ │ │ mov r0, r5 │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r1, r6 │ │ │ │ - bl 858e4 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 89854 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 29b54 │ │ │ │ - ldr r2, [pc, #1360] @ 263bc │ │ │ │ - mov r3, r6 │ │ │ │ - add r2, pc, r2 │ │ │ │ + beq 29a84 │ │ │ │ + ldr r2, [pc, #1348] @ 262ec │ │ │ │ + mov r3, r7 │ │ │ │ mov r1, #6 │ │ │ │ mov r0, #1 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r6, [pc, #1340] @ 263c0 │ │ │ │ - ldr r1, [pc, #1340] @ 263c4 │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r3, [r6, #40] @ 0x28 │ │ │ │ - ldr r4, [pc, #1332] @ 263c8 │ │ │ │ - orr r3, r3, #128 @ 0x80 │ │ │ │ - add r4, pc, r4 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r7, [pc, #1328] @ 262f0 │ │ │ │ mov r5, #0 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, #17 │ │ │ │ - str r3, [r6, #40] @ 0x28 │ │ │ │ - str r5, [r6] │ │ │ │ - bl 24ba8 <__sysv_signal@plt> │ │ │ │ + ldr r1, [pc, #1320] @ 262f4 │ │ │ │ + ldr r4, [pc, #1320] @ 262f8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r7, #40] @ 0x28 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r5, [r7] │ │ │ │ + add r4, pc, r4 │ │ │ │ + orr r3, r3, #128 @ 0x80 │ │ │ │ + str r3, [r7, #40] @ 0x28 │ │ │ │ + bl 24ad4 <__sysv_signal@plt> │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #15 │ │ │ │ - bl 24ba8 <__sysv_signal@plt> │ │ │ │ + bl 24ad4 <__sysv_signal@plt> │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #1 │ │ │ │ - bl 24ba8 <__sysv_signal@plt> │ │ │ │ + bl 24ad4 <__sysv_signal@plt> │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #2 │ │ │ │ - bl 24ba8 <__sysv_signal@plt> │ │ │ │ + bl 24ad4 <__sysv_signal@plt> │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #3 │ │ │ │ - bl 24ba8 <__sysv_signal@plt> │ │ │ │ + bl 24ad4 <__sysv_signal@plt> │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #13 │ │ │ │ - bl 24ba8 <__sysv_signal@plt> │ │ │ │ + bl 24ad4 <__sysv_signal@plt> │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #7 │ │ │ │ - bl 24ba8 <__sysv_signal@plt> │ │ │ │ + bl 24ad4 <__sysv_signal@plt> │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #11 │ │ │ │ - bl 24ba8 <__sysv_signal@plt> │ │ │ │ + bl 24ad4 <__sysv_signal@plt> │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #4 │ │ │ │ - bl 24ba8 <__sysv_signal@plt> │ │ │ │ + bl 24ad4 <__sysv_signal@plt> │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #8 │ │ │ │ - bl 24ba8 <__sysv_signal@plt> │ │ │ │ + bl 24ad4 <__sysv_signal@plt> │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #6 │ │ │ │ - bl 24ba8 <__sysv_signal@plt> │ │ │ │ - ldr r3, [r6, #48] @ 0x30 │ │ │ │ + bl 24ad4 <__sysv_signal@plt> │ │ │ │ + ldr r3, [r7, #48] @ 0x30 │ │ │ │ cmp r3, r5 │ │ │ │ - bne 26870 │ │ │ │ - vldr d8, [pc, #868] @ 262a0 │ │ │ │ - ldr fp, [pc, #1164] @ 263cc │ │ │ │ + bne 267a0 │ │ │ │ + ldr fp, [pc, #1156] @ 262fc │ │ │ │ + mov r9, r6 │ │ │ │ + vmov.i64 d9, #0x0000000000000000 │ │ │ │ + str sl, [sp, #48] @ 0x30 │ │ │ │ + vldr d8, [pc, #848] @ 261d8 │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ - vldr d9, [pc, #864] @ 262a8 │ │ │ │ add fp, pc, fp │ │ │ │ str fp, [sp, #60] @ 0x3c │ │ │ │ - mov r9, r7 │ │ │ │ mov fp, r8 │ │ │ │ - str sl, [sp, #48] @ 0x30 │ │ │ │ - ldr r4, [pc, #1136] @ 263d0 │ │ │ │ - ldr r3, [pc, #1136] @ 263d4 │ │ │ │ - add r4, pc, r4 │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r4, [pc, #1124] @ 26300 │ │ │ │ + vmov.i32 d16, #0 @ 0x00000000 │ │ │ │ mov r2, #0 │ │ │ │ - ldr r1, [r4, #44] @ 0x2c │ │ │ │ + ldr r3, [pc, #1116] @ 26304 │ │ │ │ ldr r0, [fp] │ │ │ │ + add r4, pc, r4 │ │ │ │ + ldr r1, [r4, #44] @ 0x2c │ │ │ │ + add r3, pc, r3 │ │ │ │ str r2, [r3, #120] @ 0x78 │ │ │ │ - str r2, [r3, #136] @ 0x88 │ │ │ │ - str r2, [r3, #140] @ 0x8c │ │ │ │ - str r2, [r3, #144] @ 0x90 │ │ │ │ - bl 366a4 │ │ │ │ + vstr d16, [r3, #136] @ 0x88 │ │ │ │ + vstr d16, [r3, #140] @ 0x8c │ │ │ │ + bl 36f48 │ │ │ │ ldr r3, [r4, #452] @ 0x1c4 │ │ │ │ - cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ - beq 25fac │ │ │ │ - ldr r1, [pc, #1080] @ 263d8 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 25ee8 │ │ │ │ + ldr r1, [pc, #1068] @ 26308 │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r0, [fp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 34a20 │ │ │ │ - ldr r3, [pc, #1064] @ 263dc │ │ │ │ + bl 35174 │ │ │ │ + ldr r3, [pc, #1052] @ 2630c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #444] @ 0x1bc │ │ │ │ cmp r3, #0 │ │ │ │ - beq 25fd4 │ │ │ │ - ldr r1, [pc, #1048] @ 263e0 │ │ │ │ + beq 25f10 │ │ │ │ + ldr r1, [pc, #1036] @ 26310 │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r0, [fp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 34a20 │ │ │ │ - ldr r3, [pc, #1032] @ 263e4 │ │ │ │ + bl 35174 │ │ │ │ + ldr r3, [pc, #1020] @ 26314 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r3, #492] @ 0x1ec │ │ │ │ ldr r1, [r3, #488] @ 0x1e8 │ │ │ │ + ldr r2, [r3, #492] @ 0x1ec │ │ │ │ orrs r2, r2, r1 │ │ │ │ - bne 26024 │ │ │ │ + bne 25f60 │ │ │ │ ldr r3, [r3, #40] @ 0x28 │ │ │ │ tst r3, #8 │ │ │ │ - bne 27018 │ │ │ │ - bl 159df8 │ │ │ │ - ldr r1, [pc, #996] @ 263e8 │ │ │ │ - ldr r2, [pc, #996] @ 263ec │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [r1, #40] @ 0x28 │ │ │ │ + bne 26f44 │ │ │ │ + bl 167a30 │ │ │ │ + ldr ip, [pc, #984] @ 26318 │ │ │ │ + mov r1, #7 │ │ │ │ + mov r0, #1 │ │ │ │ + ldr r2, [pc, #976] @ 2631c │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r3, [ip, #40] @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ orr r3, r3, #8 │ │ │ │ - str r3, [r1, #40] @ 0x28 │ │ │ │ - mov r0, #1 │ │ │ │ - mov r1, #7 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r3, [pc, #964] @ 263f0 │ │ │ │ + str r3, [ip, #40] @ 0x28 │ │ │ │ + bl b155c │ │ │ │ + ldr r3, [pc, #952] @ 26320 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ ldreq r4, [sp, #60] @ 0x3c │ │ │ │ - bne 267f0 │ │ │ │ - ldr r5, [pc, #944] @ 263f4 │ │ │ │ + bne 26720 │ │ │ │ + ldr r5, [pc, #932] @ 26324 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, #476] @ 0x1dc │ │ │ │ cmp r3, #0 │ │ │ │ - beq 26968 │ │ │ │ + beq 26898 │ │ │ │ ldr r1, [r5, #44] @ 0x2c │ │ │ │ cmp r1, #0 │ │ │ │ - bne 26968 │ │ │ │ - ldr r3, [pc, #916] @ 263f8 │ │ │ │ + bne 26898 │ │ │ │ + ldr r3, [pc, #904] @ 26328 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 260c4 │ │ │ │ - ldr r2, [pc, #1064] @ 264a0 │ │ │ │ + beq 26000 │ │ │ │ + ldr r2, [pc, #1052] @ 263d0 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 260c4 │ │ │ │ + beq 26000 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ mov r0, #7 │ │ │ │ blx r3 │ │ │ │ - b 260c4 │ │ │ │ + b 26000 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 260bc │ │ │ │ - ldr r2, [pc, #1016] @ 264a0 │ │ │ │ + beq 25ff8 │ │ │ │ + ldr r2, [pc, #1004] @ 263d0 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 260bc │ │ │ │ + beq 25ff8 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ blx r3 │ │ │ │ movw r0, #20000 @ 0x4e20 │ │ │ │ - bl 159f6c │ │ │ │ + bl 167bec │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r2 │ │ │ │ - bl 3b2d8 │ │ │ │ + bl 3bf78 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 26094 │ │ │ │ + beq 25fd0 │ │ │ │ ldr r3, [r0] │ │ │ │ mov r8, r0 │ │ │ │ cmp r3, #28 │ │ │ │ - bgt 26254 │ │ │ │ + bgt 26190 │ │ │ │ cmp r3, #1 │ │ │ │ - ble 26274 │ │ │ │ - ldr r2, [pc, #768] @ 263fc │ │ │ │ + ble 261b0 │ │ │ │ + ldr r2, [pc, #756] @ 2632c │ │ │ │ sub r3, r3, #2 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #26 │ │ │ │ - bhi 26274 │ │ │ │ + bhi 261b0 │ │ │ │ add r3, r3, r3 │ │ │ │ ldrh r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop {0} │ │ │ │ - mov r7, #1 │ │ │ │ - ldr r3, [pc, #732] @ 26400 │ │ │ │ + mov r6, #1 │ │ │ │ + ldr r3, [pc, #720] @ 26330 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 259c0 │ │ │ │ - ldr r2, [r3, #476] @ 0x1dc │ │ │ │ - ldr r3, [r3, #48] @ 0x30 │ │ │ │ - orrs r2, r2, r3 │ │ │ │ - bne 25ca0 │ │ │ │ - ldr r2, [pc, #700] @ 26404 │ │ │ │ + b 258f8 │ │ │ │ + ldr r2, [r3, #48] @ 0x30 │ │ │ │ + ldr r3, [r3, #476] @ 0x1dc │ │ │ │ + orrs r3, r3, r2 │ │ │ │ + bne 25bd8 │ │ │ │ + ldr r2, [pc, #688] @ 26334 │ │ │ │ mov r1, #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #1 │ │ │ │ + add r2, pc, r2 │ │ │ │ add r2, r2, #20 │ │ │ │ - bl ab6e0 │ │ │ │ - mov r1, r7 │ │ │ │ - mov r0, r7 │ │ │ │ - bl 37b34 │ │ │ │ - ldr r1, [pc, #668] @ 26408 │ │ │ │ + bl b155c │ │ │ │ + mov r1, r6 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 384ec │ │ │ │ + ldr r1, [pc, #656] @ 26338 │ │ │ │ mov r0, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74014 │ │ │ │ - bl 608e8 │ │ │ │ - b 25948 │ │ │ │ - ldr r2, [pc, #648] @ 2640c │ │ │ │ + bl 77250 │ │ │ │ + bl 63090 │ │ │ │ + b 25880 │ │ │ │ + ldr r2, [pc, #636] @ 2633c │ │ │ │ mov r1, #2 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #1 │ │ │ │ - bl ab6e0 │ │ │ │ - b 25934 │ │ │ │ - bl 5a2bc │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 2586c │ │ │ │ + bl 5c5dc │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 26238 │ │ │ │ + beq 26174 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 25a58 │ │ │ │ - ldr r4, [pc, #604] @ 26410 │ │ │ │ + beq 25990 │ │ │ │ + ldr r4, [pc, #592] @ 26340 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 25a58 │ │ │ │ + beq 25990 │ │ │ │ + bl b5248 │ │ │ │ sub r5, sl, #8 │ │ │ │ - bl af080 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #4096 @ 0x1000 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r4, #16] │ │ │ │ - bl 24f14 │ │ │ │ + bl 24e40 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 26208 │ │ │ │ - ldr r1, [pc, #552] @ 26414 │ │ │ │ - ldr r4, [r4, #12] │ │ │ │ - add r1, pc, r1 │ │ │ │ + beq 26144 │ │ │ │ + ldr r1, [pc, #540] @ 26344 │ │ │ │ movw r2, #4098 @ 0x1002 │ │ │ │ mov r0, r5 │ │ │ │ - bl 24374 <__strcat_chk@plt> │ │ │ │ + ldr r4, [r4, #12] │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 242ac <__strcat_chk@plt> │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl b1070 │ │ │ │ - ldr r3, [pc, #520] @ 26418 │ │ │ │ - ldr r2, [pc, #520] @ 2641c │ │ │ │ + bl b7474 │ │ │ │ + ldr r3, [pc, #508] @ 26348 │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r2, [pc, #504] @ 2634c │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r3, [r3, #468] @ 0x1d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r2, #12] │ │ │ │ - ldr r3, [r3, #468] @ 0x1d4 │ │ │ │ ldr r2, [r8] │ │ │ │ - mov r0, #0 │ │ │ │ - bl 738a0 │ │ │ │ - b 25a58 │ │ │ │ - bl 2f908 │ │ │ │ - b 25c44 │ │ │ │ - ldr r2, [pc, #480] @ 26420 │ │ │ │ + bl 76a64 │ │ │ │ + b 25990 │ │ │ │ + bl 2fd6c │ │ │ │ + b 25b7c │ │ │ │ + ldr r2, [pc, #468] @ 26350 │ │ │ │ mov r1, #2 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #1 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ str r5, [r4, #48] @ 0x30 │ │ │ │ - b 25a58 │ │ │ │ + b 25990 │ │ │ │ cmp r3, #71 @ 0x47 │ │ │ │ - bgt 26728 │ │ │ │ + bgt 26658 │ │ │ │ cmp r3, #69 @ 0x45 │ │ │ │ - ble 26274 │ │ │ │ - ldr r0, [pc, #440] @ 26424 │ │ │ │ + ble 261b0 │ │ │ │ + ldr r0, [pc, #428] @ 26354 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 2f918 │ │ │ │ + bl 2fd7c │ │ │ │ ldr r3, [r8, #80] @ 0x50 │ │ │ │ mov r0, r8 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 26734 │ │ │ │ - ldr r3, [pc, #412] @ 26428 │ │ │ │ + bne 26664 │ │ │ │ + ldr r3, [pc, #400] @ 26358 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #4] │ │ │ │ - bl 3b1d0 │ │ │ │ - b 26044 │ │ │ │ - nop {0} │ │ │ │ + bl 3be30 │ │ │ │ + b 25f80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mvngt r0, #0 │ │ │ │ - ... │ │ │ │ - eorseq r8, r1, r8, ror #22 │ │ │ │ - eorseq r8, r1, ip, ror #22 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - andeq r1, r0, r4, lsr r8 │ │ │ │ - eorseq sp, r0, r4, ror r4 │ │ │ │ - ldrshteq pc, [r0], -r8 @ │ │ │ │ - ldrdeq r1, [r0], -r4 │ │ │ │ - andseq r3, sl, ip, lsr #9 │ │ │ │ - mulseq sl, ip, r4 │ │ │ │ - eorseq r3, r2, r4, lsr #32 │ │ │ │ - andeq r1, r0, r8, lsl #23 │ │ │ │ - andseq r3, sl, r8, ror #8 │ │ │ │ - @ instruction: 0x001a6ad0 │ │ │ │ - andseq r5, sl, r4, ror #23 │ │ │ │ - andseq r3, sl, r4, asr r4 │ │ │ │ - andseq r3, sl, r8, asr r4 │ │ │ │ - andeq r1, r0, r0, ror r8 │ │ │ │ - eorseq r2, r2, r0, lsr #30 │ │ │ │ - ldrsbteq sl, [r1], -ip │ │ │ │ - andseq r3, sl, r4, ror #5 │ │ │ │ - eorseq r2, r2, r4, ror #28 │ │ │ │ - andseq r3, sl, r0, lsl #6 │ │ │ │ - eorseq r2, r2, ip, lsr #28 │ │ │ │ - andseq r3, sl, r8, lsr r3 │ │ │ │ - ldrshteq r2, [r2], -ip │ │ │ │ - @ instruction: 0x001b73f4 │ │ │ │ - ldrsbteq r2, [r2], -r0 │ │ │ │ - andseq r7, fp, r8, asr #7 │ │ │ │ - eorseq r2, r2, r4, lsr #27 │ │ │ │ - mulseq fp, ip, r3 │ │ │ │ - eorseq r2, r2, r8, ror sp │ │ │ │ - andseq r7, fp, r0, ror r3 │ │ │ │ - eorseq r2, r2, ip, asr #26 │ │ │ │ - andseq r7, fp, r4, asr #6 │ │ │ │ - eorseq r2, r2, r0, lsr #26 │ │ │ │ - andseq r7, fp, r8, lsl r3 │ │ │ │ - andeq r1, r0, ip, lsr #25 │ │ │ │ - andseq r7, fp, r8, ror #5 │ │ │ │ - andeq r1, r0, r8, ror #10 │ │ │ │ - @ instruction: 0x001b72b8 │ │ │ │ - andeq r1, r0, r0, lsl #19 │ │ │ │ - andseq r7, fp, ip, lsl #5 │ │ │ │ - muleq r0, ip, fp │ │ │ │ - andseq r7, fp, r0, ror #4 │ │ │ │ - mulseq sl, ip, r9 │ │ │ │ - eorseq r2, r2, r4, lsr #24 │ │ │ │ - andeq r1, r0, r0, lsr #24 │ │ │ │ - andseq r7, fp, r0, lsl #4 │ │ │ │ - ldrsbteq r2, [r2], -ip │ │ │ │ - andseq r3, sl, ip, asr #2 │ │ │ │ - eorseq sl, r1, ip, ror #6 │ │ │ │ - eorseq r2, r2, r8, ror fp │ │ │ │ - eorseq sl, r1, ip, lsr r3 │ │ │ │ - eorseq r2, r2, r8, asr #22 │ │ │ │ - andseq r3, sl, ip, lsr #6 │ │ │ │ - eorseq r2, r2, ip, lsl #22 │ │ │ │ - ldrsbteq sl, [r1], -r8 │ │ │ │ - ldrsbteq r2, [r2], -r8 │ │ │ │ - andseq r3, sl, ip, lsl r4 │ │ │ │ - andeq r1, r0, r4, ror sl │ │ │ │ - andeq r1, r0, r8, ror #18 │ │ │ │ - eorseq r2, r2, r0, lsl #21 │ │ │ │ - eorseq sl, r1, r4, lsr r2 │ │ │ │ - andseq r3, sl, r8, lsr #7 │ │ │ │ - eorseq sl, r1, r0, lsl r2 │ │ │ │ - eorseq r2, r2, ip, lsr #20 │ │ │ │ - andseq r3, sl, r0, lsl #7 │ │ │ │ - andseq r3, sl, r0, asr #6 │ │ │ │ - ldrsbteq r2, [r2], -r4 │ │ │ │ - andeq lr, r0, ip, lsr fp │ │ │ │ - andeq lr, r0, r8, asr #19 │ │ │ │ - ldrshteq sl, [r1], -r4 │ │ │ │ - ldrshteq r2, [r2], -r8 │ │ │ │ - ldrsbteq sl, [r1], -r4 │ │ │ │ - andseq r3, sl, r4, ror #4 │ │ │ │ - eorseq r2, r2, r8, lsr #17 │ │ │ │ - andseq r3, sl, r0, asr #4 │ │ │ │ - eorseq r2, r2, r0, lsl #17 │ │ │ │ - eorseq r2, r2, r4, asr r8 │ │ │ │ - andseq r3, sl, r8, lsr #4 │ │ │ │ - eorseq r2, r2, r0, lsr r8 │ │ │ │ - eorseq r2, r2, r8, lsl r8 │ │ │ │ - ldrsbteq r9, [r1], -r8 │ │ │ │ - andseq r0, lr, r6, lsr r7 │ │ │ │ - eorseq r9, r1, r4, lsl pc │ │ │ │ - andseq r0, lr, r0, asr #14 │ │ │ │ - eorseq r9, r1, ip, asr #29 │ │ │ │ - andseq r2, sl, r4, ror #22 │ │ │ │ - eorseq r9, r1, r8, lsl #29 │ │ │ │ - andseq pc, ip, r0, asr #18 │ │ │ │ - eorseq r2, r2, r8, asr #12 │ │ │ │ - eorseq r9, r1, r4, lsr #28 │ │ │ │ - andseq r2, sl, r8, lsr fp │ │ │ │ - eorseq r9, r1, ip, asr #27 │ │ │ │ - eorseq r9, r1, ip, lsr #27 │ │ │ │ - ldrshteq r9, [r1], -r8 │ │ │ │ - eorseq r9, r1, r8, asr #21 │ │ │ │ - @ instruction: 0x001a6fb8 │ │ │ │ - andseq r2, sl, r0, lsr #15 │ │ │ │ - andseq r2, sl, r8, lsr #15 │ │ │ │ - andseq r6, sl, ip, ror #30 │ │ │ │ - andseq r2, sl, r4, lsr #14 │ │ │ │ - andseq r2, sl, ip, lsr #14 │ │ │ │ - andseq r6, sl, r0, lsr #30 │ │ │ │ - andseq r6, sl, r8, ror #29 │ │ │ │ - andseq r6, sl, r8, asr #29 │ │ │ │ - andseq r6, sl, r8, lsr #29 │ │ │ │ - ldrshteq r9, [r1], -ip │ │ │ │ - andseq r2, sl, ip, lsr r9 │ │ │ │ - andseq r2, sl, r8, asr r9 │ │ │ │ - ldrhteq r2, [r2], -ip │ │ │ │ - mlaseq r1, r4, r8, r9 │ │ │ │ - mlaseq r2, ip, r0, r2 │ │ │ │ - strdeq r1, [r0], -r0 │ │ │ │ - andseq r2, sl, ip, lsr #19 │ │ │ │ - eorseq r9, r1, r0, asr #16 │ │ │ │ - andeq r1, r0, r4, ror #21 │ │ │ │ - andseq r2, sl, r8, lsl #19 │ │ │ │ - mulseq sl, r8, r7 │ │ │ │ - mulseq sl, r4, r7 │ │ │ │ - andseq r6, sl, r4, asr #25 │ │ │ │ - eorseq r9, r1, r0, lsr #14 │ │ │ │ - eorseq r1, r2, ip, lsr #30 │ │ │ │ - eorseq r9, r1, r4, asr #13 │ │ │ │ + eorseq r8, r3, r8, asr #24 │ │ │ │ + eorseq r8, r3, r4, asr #24 │ │ │ │ muleq r0, ip, ip │ │ │ │ - eorseq r1, r2, ip, lsr #29 │ │ │ │ - andseq r2, sl, r0, lsl #17 │ │ │ │ - andeq r1, r0, r8, asr #18 │ │ │ │ - andeq r1, r0, r8, lsr #19 │ │ │ │ - eorseq r1, r2, r4, lsr lr │ │ │ │ - andseq fp, fp, r0, lsl #12 │ │ │ │ - eorseq r1, r2, ip, lsl #28 │ │ │ │ - andseq r2, sl, ip, ror #15 │ │ │ │ - ldrsbteq r1, [r2], -r0 │ │ │ │ - @ instruction: 0x001a15b8 │ │ │ │ - andeq r1, r0, r8, lsr #14 │ │ │ │ + andeq r1, r0, r0, lsr #16 │ │ │ │ + eorseq sp, r2, ip, asr #10 │ │ │ │ + ldrsbteq pc, [r2], -r0 @ │ │ │ │ + andeq r1, r0, r0, asr #19 │ │ │ │ + andseq r5, fp, r4, asr #15 │ │ │ │ + @ instruction: 0x001b57b4 │ │ │ │ + eorseq r3, r4, r8, ror #1 │ │ │ │ + andeq r1, r0, r4, ror fp │ │ │ │ + andseq r5, fp, ip, ror r7 │ │ │ │ + andseq r8, fp, r8, ror #27 │ │ │ │ + @ instruction: 0x001b7efc │ │ │ │ + andseq r5, fp, r4, ror #14 │ │ │ │ + andseq r5, fp, ip, ror #14 │ │ │ │ + andeq r1, r0, ip, asr r8 │ │ │ │ + eorseq r2, r4, r8, ror #31 │ │ │ │ + eorseq sl, r3, ip, lsr #15 │ │ │ │ + @ instruction: 0x001b55fc │ │ │ │ + eorseq r2, r4, ip, lsr #30 │ │ │ │ + andseq r5, fp, r4, lsl r6 │ │ │ │ + ldrshteq r2, [r4], -r4 │ │ │ │ + andseq r5, fp, r0, asr r6 │ │ │ │ + eorseq r2, r4, r4, asr #29 │ │ │ │ + andseq r9, ip, ip, lsl #14 │ │ │ │ + mlaseq r4, r8, lr, r2 │ │ │ │ + andseq r9, ip, r0, ror #13 │ │ │ │ + eorseq r2, r4, ip, ror #28 │ │ │ │ + @ instruction: 0x001c96b4 │ │ │ │ + eorseq r2, r4, r0, asr #28 │ │ │ │ + andseq r9, ip, r8, lsl #13 │ │ │ │ + eorseq r2, r4, r4, lsl lr │ │ │ │ + andseq r9, ip, ip, asr r6 │ │ │ │ + eorseq r2, r4, r8, ror #27 │ │ │ │ + andseq r9, ip, r0, lsr r6 │ │ │ │ + muleq r0, r8, ip │ │ │ │ + andseq r9, ip, r0, lsl #12 │ │ │ │ + andeq r1, r0, r4, asr r5 │ │ │ │ + @ instruction: 0x001c95d0 │ │ │ │ andeq r1, r0, ip, ror #18 │ │ │ │ - andeq sp, r0, r0, ror #25 │ │ │ │ - andeq r1, r0, r4, lsr #23 │ │ │ │ - eorseq r9, r1, ip, asr #10 │ │ │ │ - andeq r1, r0, ip, ror #12 │ │ │ │ - andseq r1, sl, ip, ror #2 │ │ │ │ - andeq r1, r0, ip, ror #16 │ │ │ │ - andeq r1, r0, r8, ror #17 │ │ │ │ - eorseq r9, r1, ip, ror #9 │ │ │ │ - eorseq r9, r1, ip, asr #9 │ │ │ │ - ldrhteq r9, [r1], -r8 │ │ │ │ - eorseq r1, r2, ip, asr #25 │ │ │ │ - andseq r2, sl, r8, ror #13 │ │ │ │ - eorseq r9, r1, ip, asr r4 │ │ │ │ - eorseq r1, r2, r4, ror #24 │ │ │ │ - eorseq r9, r1, r4, lsl #8 │ │ │ │ - eorseq r9, r1, ip, ror #7 │ │ │ │ - ldrsbteq r9, [r1], -r4 │ │ │ │ - ldrhteq r9, [r1], -r8 │ │ │ │ + andseq r9, ip, r4, lsr #11 │ │ │ │ + andeq r1, r0, r8, lsl #23 │ │ │ │ + andseq r9, ip, r8, ror r5 │ │ │ │ + @ instruction: 0x001b9cb0 │ │ │ │ + eorseq r2, r4, ip, ror #25 │ │ │ │ + andeq r1, r0, ip, lsl #24 │ │ │ │ + andseq r9, ip, r8, lsl r5 │ │ │ │ + eorseq r2, r4, r4, lsr #25 │ │ │ │ + andseq r5, fp, r0, ror #8 │ │ │ │ + eorseq sl, r3, r4, lsr r4 │ │ │ │ + eorseq r2, r4, r0, asr #24 │ │ │ │ + eorseq sl, r3, r0, lsl #8 │ │ │ │ + eorseq r2, r4, r0, lsl ip │ │ │ │ + andseq r5, fp, r8, lsr r6 │ │ │ │ + ldrsbteq r2, [r4], -r4 │ │ │ │ + eorseq sl, r3, r0, lsr #7 │ │ │ │ + eorseq r2, r4, r0, lsr #23 │ │ │ │ + andseq r5, fp, r4, lsr r7 │ │ │ │ + andeq r1, r0, r0, ror #20 │ │ │ │ + andeq r1, r0, r4, asr r9 │ │ │ │ + eorseq r2, r4, r4, asr #22 │ │ │ │ + ldrshteq sl, [r3], -r8 │ │ │ │ + @ instruction: 0x001b56b8 │ │ │ │ + ldrsbteq sl, [r3], -r0 │ │ │ │ + eorseq r2, r4, r8, ror #21 │ │ │ │ + mulseq fp, r4, r6 │ │ │ │ + andseq r5, fp, ip, asr #12 │ │ │ │ + eorseq r2, r4, ip, lsl #21 │ │ │ │ + andeq pc, r0, ip, asr #6 │ │ │ │ + @ instruction: 0x0000f1bc │ │ │ │ + ldrhteq sl, [r3], -r0 │ │ │ │ + ldrhteq r2, [r4], -r0 │ │ │ │ + eorseq sl, r3, r8, lsl #3 │ │ │ │ + andseq r5, fp, r8, ror r5 │ │ │ │ + eorseq r2, r4, ip, ror #18 │ │ │ │ + andseq r5, fp, r4, asr r5 │ │ │ │ + eorseq r2, r4, r4, asr #18 │ │ │ │ + eorseq r2, r4, r0, lsl r9 │ │ │ │ + andseq r5, fp, r4, lsr r5 │ │ │ │ + ldrshteq r2, [r4], -r4 │ │ │ │ + ldrsbteq r2, [r4], -ip │ │ │ │ + mlaseq r3, ip, r0, sl │ │ │ │ + andseq r2, pc, sl, asr #20 │ │ │ │ + ldrsbteq r9, [r3], -r8 │ │ │ │ + andseq r2, pc, r0, asr sl @ │ │ │ │ + mlaseq r3, r0, pc, r9 @ │ │ │ │ + andseq r4, fp, r4, ror lr │ │ │ │ + eorseq r9, r3, ip, asr #30 │ │ │ │ + andseq r1, lr, ip, asr #24 │ │ │ │ + eorseq r2, r4, r8, lsl #14 │ │ │ │ + eorseq r9, r3, r0, ror #29 │ │ │ │ + andseq r4, fp, r8, asr #28 │ │ │ │ + mlaseq r3, r0, lr, r9 │ │ │ │ + eorseq r9, r3, r0, ror lr │ │ │ │ + eorseq r9, r3, r8, asr #23 │ │ │ │ + mlaseq r3, r8, fp, r9 │ │ │ │ + @ instruction: 0x001b92d0 │ │ │ │ + @ instruction: 0x001b4ab8 │ │ │ │ + andseq r4, fp, r0, asr #21 │ │ │ │ + andseq r9, fp, r4, lsl #5 │ │ │ │ + andseq r4, fp, ip, lsr sl │ │ │ │ + andseq r4, fp, r4, asr #20 │ │ │ │ + andseq r9, fp, r8, lsr r2 │ │ │ │ + andseq r9, fp, r0, lsl #4 │ │ │ │ + andseq r9, fp, r0, ror #3 │ │ │ │ + andseq r9, fp, r4, asr #3 │ │ │ │ + eorseq r9, r3, ip, asr #19 │ │ │ │ + andseq r4, fp, r0, asr ip │ │ │ │ + andseq r4, fp, r0, ror ip │ │ │ │ + eorseq r2, r4, ip, lsl #3 │ │ │ │ + eorseq r9, r3, r4, ror #18 │ │ │ │ + eorseq r2, r4, ip, ror #2 │ │ │ │ + ldrdeq r1, [r0], -ip │ │ │ │ + andseq r4, fp, r8, asr #25 │ │ │ │ + eorseq r9, r3, ip, lsl #18 │ │ │ │ + ldrdeq r1, [r0], -r0 │ │ │ │ + andseq r4, fp, r8, lsr #25 │ │ │ │ + andseq r4, fp, ip, lsr #21 │ │ │ │ + @ instruction: 0x001b4ab4 │ │ │ │ + andseq r8, fp, r0, ror #31 │ │ │ │ + ldrshteq r9, [r3], -r0 │ │ │ │ + ldrshteq r1, [r4], -ip │ │ │ │ + mlaseq r3, r4, r7, r9 │ │ │ │ + andeq r1, r0, r8, lsl #25 │ │ │ │ + eorseq r1, r4, ip, ror pc │ │ │ │ + mulseq fp, r8, fp │ │ │ │ + andeq r1, r0, r4, lsr r9 │ │ │ │ + muleq r0, r4, r9 │ │ │ │ + eorseq r1, r4, r4, lsl #30 │ │ │ │ + andseq sp, ip, r0, lsr #18 │ │ │ │ + ldrsbteq r1, [r4], -r8 │ │ │ │ + andseq r4, fp, r4, lsl #22 │ │ │ │ + eorseq r1, r4, r4, lsr #29 │ │ │ │ + @ instruction: 0x001b38d8 │ │ │ │ + andeq r1, r0, r4, lsl r7 │ │ │ │ + andeq r1, r0, r8, asr r9 │ │ │ │ + andeq lr, r0, ip, asr #9 │ │ │ │ + muleq r0, r0, fp │ │ │ │ + andeq r1, r0, r8, asr r6 │ │ │ │ + eorseq r9, r3, r4, lsl r6 │ │ │ │ + mulseq fp, r0, r4 │ │ │ │ + andeq r1, r0, r8, asr r8 │ │ │ │ + ldrdeq r1, [r0], -r4 │ │ │ │ + ldrhteq r9, [r3], -r0 │ │ │ │ + eorseq r9, r3, r4, lsr #11 │ │ │ │ + ldrhteq r1, [r4], -ip │ │ │ │ + eorseq r9, r3, ip, ror r5 │ │ │ │ + @ instruction: 0x001b49f4 │ │ │ │ + eorseq r9, r3, r8, lsr #10 │ │ │ │ + eorseq r1, r4, r0, lsr sp │ │ │ │ + ldrsbteq r9, [r3], -r0 │ │ │ │ + ldrhteq r9, [r3], -r8 │ │ │ │ + eorseq r9, r3, r0, lsr #9 │ │ │ │ + eorseq r9, r3, ip, ror r4 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ - bl b2144 │ │ │ │ + bl b85c4 │ │ │ │ mov sl, r0 │ │ │ │ ldr r3, [r8, #80] @ 0x50 │ │ │ │ mov r0, r8 │ │ │ │ - ldr r8, [pc, #-268] @ 2642c │ │ │ │ + ldr r8, [pc, #-268] @ 2635c │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #1 │ │ │ │ movne r3, #2 │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r8, #4] │ │ │ │ - bl 3b1d0 │ │ │ │ + bl 3be30 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 26044 │ │ │ │ + beq 25f80 │ │ │ │ ldr r3, [r8, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 2a0f0 │ │ │ │ + beq 2a00c │ │ │ │ ldr r0, [r3, #4] │ │ │ │ mov r1, #1 │ │ │ │ - bl ae664 │ │ │ │ - ldr r8, [pc, #-324] @ 26430 │ │ │ │ + bl b4730 │ │ │ │ + ldr r8, [pc, #-324] @ 26360 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r8, #12] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 26044 │ │ │ │ + beq 25f80 │ │ │ │ mov r1, sl │ │ │ │ - bl ae6dc │ │ │ │ + bl b47bc │ │ │ │ ldr r1, [fp] │ │ │ │ ldr r0, [r8, #12] │ │ │ │ - bl aef98 │ │ │ │ + bl b5140 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r8, #16] │ │ │ │ - beq 2603c │ │ │ │ + beq 25f78 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ - bl af284 │ │ │ │ + bl b5490 │ │ │ │ cmp r0, #1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r8, #16] │ │ │ │ - beq 2a0fc │ │ │ │ - bl af080 │ │ │ │ + beq 2a018 │ │ │ │ + bl b5248 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r8, #16] │ │ │ │ - b 2603c │ │ │ │ + b 25f78 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ - mov r7, r9 │ │ │ │ + mov r6, r9 │ │ │ │ cmp r3, #0 │ │ │ │ - ldrgt r7, [r0, #36] @ 0x24 │ │ │ │ + ldrgt r6, [r0, #36] @ 0x24 │ │ │ │ mov r0, #1 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 37b34 │ │ │ │ - bl ae04c │ │ │ │ + mov r1, r6 │ │ │ │ + bl 384ec │ │ │ │ + bl b40a4 │ │ │ │ ldr r1, [r8, #36] @ 0x24 │ │ │ │ mov sl, r0 │ │ │ │ - bl ae84c │ │ │ │ - b 26528 │ │ │ │ - bl 579bc │ │ │ │ - ldr r2, [pc, #-468] @ 26434 │ │ │ │ + bl b4934 │ │ │ │ + b 26458 │ │ │ │ + bl 59a18 │ │ │ │ + ldr r2, [pc, #-468] @ 26364 │ │ │ │ + mov r0, r4 │ │ │ │ mov r1, #1 │ │ │ │ + mov r6, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r0, r4 │ │ │ │ - bl ab6e0 │ │ │ │ - mov r7, #1 │ │ │ │ - b 25bc0 │ │ │ │ - ldr r2, [pc, #-492] @ 26438 │ │ │ │ + bl b155c │ │ │ │ + b 25af8 │ │ │ │ + ldr r2, [pc, #-492] @ 26368 │ │ │ │ mov r1, #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #1 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #-508] @ 2643c │ │ │ │ - mov r1, #4 │ │ │ │ + mov r6, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r2, [pc, #-512] @ 2636c │ │ │ │ + mov r1, #4 │ │ │ │ mov r0, #41 @ 0x29 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + mov r0, r4 │ │ │ │ + bl a961c │ │ │ │ + ldr r2, [pc, #-536] @ 26370 │ │ │ │ mov r0, r4 │ │ │ │ - bl a3f98 │ │ │ │ - ldr r2, [pc, #-532] @ 26440 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r0, r4 │ │ │ │ - bl ab6e0 │ │ │ │ - mov r7, #1 │ │ │ │ - b 25b08 │ │ │ │ - ldr r2, [pc, #-556] @ 26444 │ │ │ │ + bl b155c │ │ │ │ + b 25a40 │ │ │ │ + ldr r2, [pc, #-556] @ 26374 │ │ │ │ mov r1, #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #1 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #-572] @ 26448 │ │ │ │ - mov r1, #4 │ │ │ │ + mov r6, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r2, [pc, #-576] @ 26378 │ │ │ │ + mov r1, #4 │ │ │ │ mov r0, #41 @ 0x29 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r0, #1 │ │ │ │ - bl a3f98 │ │ │ │ - ldr r2, [pc, #-596] @ 2644c │ │ │ │ + bl a961c │ │ │ │ + ldr r2, [pc, #-600] @ 2637c │ │ │ │ + mov r0, r4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 25a14 │ │ │ │ + mov r6, #1 │ │ │ │ + bl 3f458 │ │ │ │ + b 259e8 │ │ │ │ + mov r6, #1 │ │ │ │ + bl 404a4 │ │ │ │ + b 259bc │ │ │ │ + bl cc910 │ │ │ │ + ldr r2, [pc, #-648] @ 26380 │ │ │ │ mov r0, r4 │ │ │ │ - bl ab6e0 │ │ │ │ - mov r7, #1 │ │ │ │ - b 25adc │ │ │ │ - bl 3e5b0 │ │ │ │ - mov r7, #1 │ │ │ │ - b 25ab0 │ │ │ │ - bl 3f514 │ │ │ │ - mov r7, #1 │ │ │ │ - b 25a84 │ │ │ │ - bl c5468 │ │ │ │ - ldr r2, [pc, #-648] @ 26450 │ │ │ │ mov r1, #1 │ │ │ │ + mov r6, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 25a98 │ │ │ │ + bl d0800 │ │ │ │ + ldr r2, [pc, #-676] @ 26384 │ │ │ │ mov r0, r4 │ │ │ │ - bl ab6e0 │ │ │ │ - mov r7, #1 │ │ │ │ - b 25b60 │ │ │ │ - bl c90b0 │ │ │ │ - ldr r2, [pc, #-676] @ 26454 │ │ │ │ mov r1, #1 │ │ │ │ + mov r6, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r0, r4 │ │ │ │ - bl ab6e0 │ │ │ │ - mov r7, #1 │ │ │ │ - b 25b34 │ │ │ │ - bl b3b94 │ │ │ │ - ldr r1, [pc, #-704] @ 26458 │ │ │ │ + bl b155c │ │ │ │ + b 25a6c │ │ │ │ + bl ba220 │ │ │ │ + ldr r1, [pc, #-704] @ 26388 │ │ │ │ mov r0, #1 │ │ │ │ + mov r6, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 232c4 <__printf_chk@plt> │ │ │ │ - mov r7, #1 │ │ │ │ - b 25b90 │ │ │ │ + bl 23208 <__printf_chk@plt> │ │ │ │ + b 25ac8 │ │ │ │ cmp r3, #94 @ 0x5e │ │ │ │ - beq 26264 │ │ │ │ - b 26274 │ │ │ │ - ldr r3, [pc, #-736] @ 2645c │ │ │ │ + beq 261a0 │ │ │ │ + b 261b0 │ │ │ │ + ldr r3, [pc, #-736] @ 2638c │ │ │ │ mov r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #4] │ │ │ │ - bl 3b1d0 │ │ │ │ - b 26044 │ │ │ │ - bl 23b70 <__errno_location@plt> │ │ │ │ + bl 3be30 │ │ │ │ + b 25f80 │ │ │ │ + bl 23aa8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ - bl 23a8c │ │ │ │ - ldr r2, [pc, #-768] @ 26460 │ │ │ │ + bl 239c4 │ │ │ │ + ldr r2, [pc, #-768] @ 26390 │ │ │ │ mov r3, #1024 @ 0x400 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #2 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, #1 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #-792] @ 26464 │ │ │ │ - mov r0, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r2, [pc, #-792] @ 26394 │ │ │ │ + mov r0, #1 │ │ │ │ mov r3, #1024 @ 0x400 │ │ │ │ mov r1, #3 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ ldr r0, [r4, #1272] @ 0x4f8 │ │ │ │ - bl 21cec │ │ │ │ - ldr r2, [pc, #-820] @ 26468 │ │ │ │ - ldr r3, [pc, #-820] @ 2646c │ │ │ │ + bl 21c54 │ │ │ │ + ldr r2, [pc, #-820] @ 26398 │ │ │ │ + ldr r3, [pc, #-820] @ 2639c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r2, [r2, #48] @ 0x30 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #0 │ │ │ │ mvn r2, #0 │ │ │ │ str r2, [r3, #1272] @ 0x4f8 │ │ │ │ - bne 2690c │ │ │ │ - ldr r3, [pc, #-848] @ 26470 │ │ │ │ + bne 2683c │ │ │ │ + ldr r3, [pc, #-848] @ 263a0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #484] @ 0x1e4 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 26ff0 │ │ │ │ - ldr r3, [pc, #-864] @ 26474 │ │ │ │ + bne 26f1c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ + ldr r3, [pc, #-868] @ 263a4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - ldr r2, [pc, #-872] @ 26478 │ │ │ │ mov r1, #6 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #1 │ │ │ │ - bl ab6e0 │ │ │ │ - b 26928 │ │ │ │ - ldr r2, [pc, #-892] @ 2647c │ │ │ │ - ldr r3, [pc, #-892] @ 26480 │ │ │ │ + ldr r2, [pc, #-880] @ 263a8 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 26858 │ │ │ │ + ldr r2, [pc, #-892] @ 263ac │ │ │ │ mov r1, #0 │ │ │ │ + ldr r3, [pc, #-896] @ 263b0 │ │ │ │ + add r2, pc, r2 │ │ │ │ str r1, [r2, #1172] @ 0x494 │ │ │ │ ldr r4, [r6, r3] │ │ │ │ - b 26838 │ │ │ │ + b 26768 │ │ │ │ movw r0, #20000 @ 0x4e20 │ │ │ │ - bl 159f6c │ │ │ │ + bl 167bec │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #3 │ │ │ │ - bl 74014 │ │ │ │ + bl 77250 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r2 │ │ │ │ - bl 3b2d8 │ │ │ │ + bl 3bf78 │ │ │ │ subs r5, r0, #0 │ │ │ │ - bne 26940 │ │ │ │ + bne 26870 │ │ │ │ ldr r3, [r4, #1116] @ 0x45c │ │ │ │ cmp r3, #1 │ │ │ │ - bne 2680c │ │ │ │ + bne 2673c │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #2 │ │ │ │ - bl 74014 │ │ │ │ + bl 77250 │ │ │ │ ldr r4, [sp, #60] @ 0x3c │ │ │ │ - b 2603c │ │ │ │ + b 25f78 │ │ │ │ mov r3, #0 │ │ │ │ - mov r2, r3 │ │ │ │ mov r1, #1 │ │ │ │ + mov r2, r3 │ │ │ │ mov r0, r3 │ │ │ │ - bl 3a164 │ │ │ │ - b 25dc8 │ │ │ │ - ldr r3, [pc, #-1012] @ 26484 │ │ │ │ + bl 3ace0 │ │ │ │ + b 25d04 │ │ │ │ + ldr r3, [pc, #-1012] @ 263b4 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r6] │ │ │ │ - bl 75cf4 │ │ │ │ - ldr r1, [r6, #44] @ 0x2c │ │ │ │ - ldr r3, [r6, #40] @ 0x28 │ │ │ │ - subs r1, r1, r5 │ │ │ │ + str r3, [r7] │ │ │ │ + bl 78f78 │ │ │ │ + ldr r3, [r7, #40] @ 0x28 │ │ │ │ + mov r0, #9 │ │ │ │ + str r5, [r7] │ │ │ │ + ldr r1, [r7, #44] @ 0x2c │ │ │ │ orr r3, r3, #4 │ │ │ │ + subs r1, r1, r5 │ │ │ │ + str r3, [r7, #40] @ 0x28 │ │ │ │ movne r1, #1 │ │ │ │ - mov r0, #9 │ │ │ │ - str r5, [r6] │ │ │ │ - str r3, [r6, #40] @ 0x28 │ │ │ │ - bl 74014 │ │ │ │ - b 25f34 │ │ │ │ - ldr r2, [pc, #-1064] @ 26488 │ │ │ │ - ldr r5, [pc, #-1064] @ 2648c │ │ │ │ - add r2, pc, r2 │ │ │ │ + bl 77250 │ │ │ │ + b 25e70 │ │ │ │ + ldr r2, [pc, #-1064] @ 263b8 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, #1 │ │ │ │ - bl ab6e0 │ │ │ │ mov r4, #1 │ │ │ │ + ldr r5, [pc, #-1076] @ 263bc │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ add r5, pc, r5 │ │ │ │ - b 268e8 │ │ │ │ + b 26818 │ │ │ │ ldr r3, [sl, #-40] @ 0xffffffd8 │ │ │ │ mov r2, r5 │ │ │ │ - ldr r3, [r3, r4, lsl #2] │ │ │ │ mov r1, #4 │ │ │ │ mov r0, #1 │ │ │ │ - bl ab6e0 │ │ │ │ + ldr r3, [r3, r4, lsl #2] │ │ │ │ add r4, r4, #1 │ │ │ │ + bl b155c │ │ │ │ ldr r3, [sl, #-36] @ 0xffffffdc │ │ │ │ cmp r3, r4 │ │ │ │ - bgt 268cc │ │ │ │ - ldr r2, [pc, #-1132] @ 26490 │ │ │ │ + bgt 267fc │ │ │ │ + ldr r2, [pc, #-1132] @ 263c0 │ │ │ │ mov r1, #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #1 │ │ │ │ - bl ab6e0 │ │ │ │ - b 25cc8 │ │ │ │ - bl 2471c │ │ │ │ - bl 21c08 │ │ │ │ - ldr r3, [pc, #-1160] @ 26494 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 25c00 │ │ │ │ + bl 24654 │ │ │ │ + bl 21b70 │ │ │ │ + ldr r3, [pc, #-1160] @ 263c4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #1272] @ 0x4f8 │ │ │ │ cmp r3, #0 │ │ │ │ - blt 267b8 │ │ │ │ - ldr r3, [pc, #-1176] @ 26498 │ │ │ │ + blt 266e8 │ │ │ │ + ldr r3, [pc, #-1176] @ 263c8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 25d78 │ │ │ │ - b 25d70 │ │ │ │ + bne 25cb0 │ │ │ │ + b 25ca8 │ │ │ │ ldr r1, [r5] │ │ │ │ movw r3, #7008 @ 0x1b60 │ │ │ │ cmp r1, r3 │ │ │ │ ldreq r1, [r5, #36] @ 0x24 │ │ │ │ moveq r0, #5 │ │ │ │ movne r0, #4 │ │ │ │ - bl 74014 │ │ │ │ + bl 77250 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b1d0 │ │ │ │ - b 26838 │ │ │ │ + bl 3be30 │ │ │ │ + b 26768 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 2704c │ │ │ │ - ldr r3, [pc, #-1244] @ 2649c │ │ │ │ + beq 26f78 │ │ │ │ + ldr r3, [pc, #-1244] @ 263cc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 269a8 │ │ │ │ - ldr r2, [pc, #-1260] @ 264a0 │ │ │ │ + beq 268d8 │ │ │ │ + ldr r2, [pc, #-1260] @ 263d0 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 269a8 │ │ │ │ + beq 268d8 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #8 │ │ │ │ blx r3 │ │ │ │ - ldr r4, [pc, #-1292] @ 264a4 │ │ │ │ + ldr r4, [pc, #-1292] @ 263d4 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 26a08 │ │ │ │ - bl aae84 │ │ │ │ - ldr r2, [pc, #-1312] @ 264a8 │ │ │ │ - mov r1, #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ + beq 26938 │ │ │ │ + bl b0ca0 │ │ │ │ + ldr r2, [pc, #-1312] @ 263d8 │ │ │ │ mov r3, r0 │ │ │ │ + mov r1, #4 │ │ │ │ mov r0, #1 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ ldr r3, [r4, #500] @ 0x1f4 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 26a08 │ │ │ │ - ldr r3, [pc, #-1344] @ 264ac │ │ │ │ + beq 26938 │ │ │ │ + ldr r3, [pc, #-1344] @ 263dc │ │ │ │ ldr r5, [r6, r3] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 26a08 │ │ │ │ + bne 26938 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ - bl ad824 │ │ │ │ - bl 21f74 │ │ │ │ + bl b37c4 │ │ │ │ + bl 21edc │ │ │ │ str r0, [r5] │ │ │ │ - bl 35724 │ │ │ │ - ldr r3, [pc, #-1380] @ 264b0 │ │ │ │ + bl 35ee4 │ │ │ │ + ldr r3, [pc, #-1380] @ 263e0 │ │ │ │ ldr r4, [r6, r3] │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 26a7c │ │ │ │ - ldr r3, [pc, #-1396] @ 264b4 │ │ │ │ + beq 269ac │ │ │ │ + ldr r3, [pc, #-1396] @ 263e4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #504] @ 0x1f8 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 26a38 │ │ │ │ - bl 2294c │ │ │ │ - ldr r1, [pc, #-1416] @ 264b8 │ │ │ │ + beq 26968 │ │ │ │ + bl 228a8 │ │ │ │ + ldr r1, [pc, #-1416] @ 263e8 │ │ │ │ ldr r0, [r4] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 2372c │ │ │ │ - ldr r3, [pc, #-1428] @ 264bc │ │ │ │ - add r3, pc, r3 │ │ │ │ + bl 23664 │ │ │ │ + ldr r3, [pc, #-1428] @ 263ec │ │ │ │ cmp r0, #0 │ │ │ │ + add r3, pc, r3 │ │ │ │ str r0, [r3, #504] @ 0x1f8 │ │ │ │ - bne 26a7c │ │ │ │ + bne 269ac │ │ │ │ ldr r0, [r4] │ │ │ │ - bl aae84 │ │ │ │ - ldr r2, [pc, #-1452] @ 264c0 │ │ │ │ + bl b0ca0 │ │ │ │ + ldr r2, [pc, #-1452] @ 263f0 │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r4, [pc, #-1472] @ 264c4 │ │ │ │ - ldr r1, [pc, #-1472] @ 264c8 │ │ │ │ - ldr r2, [pc, #-1472] @ 264cc │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r4, [pc, #-1472] @ 263f4 │ │ │ │ + ldr r3, [pc, #-1472] @ 263f8 │ │ │ │ add r4, pc, r4 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [pc, #-1480] @ 264d0 │ │ │ │ - str r1, [r4] │ │ │ │ - ldr r2, [r6, r2] │ │ │ │ + ldr r0, [r4, #44] @ 0x2c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r4] │ │ │ │ + ldr r3, [pc, #-1488] @ 263fc │ │ │ │ + ldr r2, [r6, r3] │ │ │ │ + ldr r3, [pc, #-1492] @ 26400 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [r4, #44] @ 0x2c │ │ │ │ ldr r1, [r3] │ │ │ │ - ldr r3, [pc, #-1504] @ 264d4 │ │ │ │ + ldr r3, [pc, #-1504] @ 26404 │ │ │ │ add r3, pc, r3 │ │ │ │ - bl 16e2c8 │ │ │ │ - ldr r3, [pc, #-1512] @ 264d8 │ │ │ │ + bl 17cca8 │ │ │ │ + ldr r3, [pc, #-1512] @ 26408 │ │ │ │ ldr r5, [r6, r3] │ │ │ │ ldr r0, [r5] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 26b14 │ │ │ │ + beq 26a48 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ ldr r1, [r4, #52] @ 0x34 │ │ │ │ orr r3, r3, #256 @ 0x100 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ - ldr r4, [pc, #-1544] @ 264dc │ │ │ │ - bl 171bb4 │ │ │ │ - ldr r2, [pc, #-1548] @ 264e0 │ │ │ │ - ldr r0, [pc, #-1548] @ 264e4 │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r2, [r6, r2] │ │ │ │ - mov r3, r4 │ │ │ │ + bl 180878 │ │ │ │ + ldr r3, [pc, #-1548] @ 2640c │ │ │ │ mov r1, #2 │ │ │ │ + ldr r4, [pc, #-1552] @ 26410 │ │ │ │ + ldr r0, [pc, #-1552] @ 26414 │ │ │ │ + ldr r3, [r6, r3] │ │ │ │ + add r4, pc, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - str r2, [sp, #64] @ 0x40 │ │ │ │ - bl 2f808 │ │ │ │ + mov r2, r3 │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ + mov r3, r4 │ │ │ │ + bl 2fc64 │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 171a6c │ │ │ │ + bl 180710 │ │ │ │ str r0, [r4, #140] @ 0x8c │ │ │ │ - ldr r3, [pc, #-1588] @ 264e8 │ │ │ │ + ldr r3, [pc, #-1592] @ 26418 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 26b44 │ │ │ │ - ldr r3, [pc, #-1608] @ 264ec │ │ │ │ + beq 26a78 │ │ │ │ + ldr r3, [pc, #-1612] @ 2641c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 26b44 │ │ │ │ - bl 194090 │ │ │ │ - ldr r3, [pc, #-1628] @ 264f0 │ │ │ │ + beq 26a78 │ │ │ │ + bl 1a44f4 │ │ │ │ + ldr r3, [pc, #-1632] @ 26420 │ │ │ │ mov r2, #0 │ │ │ │ + ldr r5, [pc, #-1636] @ 26424 │ │ │ │ + ldr r4, [pc, #-1636] @ 26428 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r3, #48] @ 0x30 │ │ │ │ str r2, [r3, #32] │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r2, [r3, #36] @ 0x24 │ │ │ │ + add r4, pc, r4 │ │ │ │ + ldr r0, [r4, #44] @ 0x2c │ │ │ │ cmp r1, r2 │ │ │ │ + mov r1, #0 │ │ │ │ strne r2, [r3, #48] @ 0x30 │ │ │ │ - str r2, [r3, #36] @ 0x24 │ │ │ │ - ldr r3, [pc, #-1656] @ 264f4 │ │ │ │ - ldr r5, [pc, #-1656] @ 264f8 │ │ │ │ + ldr r3, [pc, #-1676] @ 2642c │ │ │ │ + str r1, [r5, #40] @ 0x28 │ │ │ │ + str r1, [r5, #44] @ 0x2c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #52] @ 0x34 │ │ │ │ - ldr r4, [pc, #-1664] @ 264fc │ │ │ │ cmp r2, #0 │ │ │ │ movne r2, #0 │ │ │ │ - add r5, pc, r5 │ │ │ │ strne r2, [r3, #52] @ 0x34 │ │ │ │ - ldr r3, [pc, #-1680] @ 26500 │ │ │ │ - add r4, pc, r4 │ │ │ │ add r2, r5, #1168 @ 0x490 │ │ │ │ - mov r1, #0 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r4, #44] @ 0x2c │ │ │ │ + ldr r3, [pc, #-1708] @ 26430 │ │ │ │ add r2, r2, #4 │ │ │ │ - str r1, [r5, #40] @ 0x28 │ │ │ │ - str r1, [r5, #44] @ 0x2c │ │ │ │ + add r3, pc, r3 │ │ │ │ str r3, [r4] │ │ │ │ - bl 15a2ac │ │ │ │ + bl 167f28 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r5, #32] │ │ │ │ - beq 26f8c │ │ │ │ + beq 26eb8 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 27110 │ │ │ │ - ldr r4, [pc, #-1756] @ 26504 │ │ │ │ + bne 27040 │ │ │ │ + ldr r4, [pc, #-1760] @ 26434 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, #1172] @ 0x494 │ │ │ │ cmp r3, #131072 @ 0x20000 │ │ │ │ - beq 28188 │ │ │ │ - ldr r5, [pc, #-1772] @ 26508 │ │ │ │ + beq 280a4 │ │ │ │ + ldr r5, [pc, #-1776] @ 26438 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ add r5, pc, r5 │ │ │ │ - ldr r3, [r0, #56] @ 0x38 │ │ │ │ ldr r2, [r5, #512] @ 0x200 │ │ │ │ + ldr r3, [r0, #56] @ 0x38 │ │ │ │ adds r3, r3, r2 │ │ │ │ - str r3, [r0, #56] @ 0x38 │ │ │ │ ldr r2, [r5, #516] @ 0x204 │ │ │ │ + str r3, [r0, #56] @ 0x38 │ │ │ │ ldr r3, [r0, #60] @ 0x3c │ │ │ │ adc r3, r3, r2 │ │ │ │ str r3, [r0, #60] @ 0x3c │ │ │ │ ldr r3, [r5, #520] @ 0x208 │ │ │ │ cmp r3, #5 │ │ │ │ - beq 2a56c │ │ │ │ + beq 2a494 │ │ │ │ ldr r3, [r0, #24] │ │ │ │ cmp r3, #21 │ │ │ │ - beq 29ed8 │ │ │ │ - ldr r4, [pc, #-1836] @ 2650c │ │ │ │ + beq 29df4 │ │ │ │ + ldr r4, [pc, #-1840] @ 2643c │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ ldr r3, [r0, #24] │ │ │ │ cmp r3, #20 │ │ │ │ - beq 29e7c │ │ │ │ - ldr r4, [pc, #-1856] @ 26510 │ │ │ │ + beq 29d98 │ │ │ │ + ldr r4, [pc, #-1860] @ 26440 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ ldr r3, [r0, #24] │ │ │ │ cmp r3, #3 │ │ │ │ - beq 29e10 │ │ │ │ - ldr r4, [pc, #-1876] @ 26514 │ │ │ │ + beq 29d2c │ │ │ │ + ldr r4, [pc, #-1880] @ 26444 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ ldr r3, [r0, #24] │ │ │ │ cmp r3, #9 │ │ │ │ - beq 29f28 │ │ │ │ - ldr r3, [pc, #-1896] @ 26518 │ │ │ │ - vldr d10, [pc, #1004] @ 27070 │ │ │ │ + beq 29e44 │ │ │ │ + ldr r3, [pc, #-1900] @ 26448 │ │ │ │ + str fp, [sp, #72] @ 0x48 │ │ │ │ + vldr d10, [pc, #996] @ 26fa0 │ │ │ │ + ldr fp, [sp, #56] @ 0x38 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ - str fp, [sp, #72] @ 0x48 │ │ │ │ add r3, r3, #1312 @ 0x520 │ │ │ │ - ldr fp, [sp, #56] @ 0x38 │ │ │ │ add r3, r3, #4 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ - ldr r5, [pc, #988] @ 27080 │ │ │ │ + ldr r5, [pc, #984] @ 26fb0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r4, [r5, #1232] @ 0x4d0 │ │ │ │ cmp r4, #0 │ │ │ │ - ble 26d38 │ │ │ │ - ldr r3, [pc, #972] @ 27084 │ │ │ │ - ldr r2, [pc, #972] @ 27088 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ + ble 26c6c │ │ │ │ + ldr r3, [pc, #968] @ 26fb4 │ │ │ │ lsr r8, r4, #22 │ │ │ │ - lsl r4, r4, #10 │ │ │ │ - str r2, [r3] │ │ │ │ add sl, r5, #1280 @ 0x500 │ │ │ │ - mov r0, r4 │ │ │ │ + lsl r4, r4, #10 │ │ │ │ + ldr r2, [pc, #956] @ 26fb8 │ │ │ │ mov r1, r8 │ │ │ │ - blx 1c6ac0 │ │ │ │ - vldr s14, [sl] │ │ │ │ + mov r0, r4 │ │ │ │ + vldr d12, [pc, #928] @ 26fa8 │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r7, [r5, #32] │ │ │ │ - vldr d12, [pc, #908] @ 27078 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - vdiv.f64 d6, d7, d12 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3] │ │ │ │ + blx 1d8d08 │ │ │ │ + vldr s15, [sl] │ │ │ │ vmov d11, r0, r1 │ │ │ │ - vmul.f64 d7, d6, d11 │ │ │ │ - vmov r0, r1, d7 │ │ │ │ - blx 1c6e4c │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ + vdiv.f64 d17, d16, d12 │ │ │ │ + vmul.f64 d16, d17, d11 │ │ │ │ + vmov r0, r1, d16 │ │ │ │ + blx 1d9094 │ │ │ │ strd r0, [sp, #8] │ │ │ │ - vldr s14, [sl, #4] │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - vdiv.f64 d6, d7, d12 │ │ │ │ - vmul.f64 d7, d6, d11 │ │ │ │ - vmov r0, r1, d7 │ │ │ │ - blx 1c6e4c │ │ │ │ + vldr s15, [sl, #4] │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ + vdiv.f64 d17, d16, d12 │ │ │ │ + vmul.f64 d16, d17, d11 │ │ │ │ + vmov r0, r1, d16 │ │ │ │ + blx 1d9094 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r8 │ │ │ │ strd r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 1b5bd4 │ │ │ │ + bl 1c7bcc │ │ │ │ cmp r0, #0 │ │ │ │ - beq 26f84 │ │ │ │ - ldr r4, [pc, #844] @ 2708c │ │ │ │ - ldr r5, [pc, #844] @ 27090 │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r4, #1216] @ 0x4c0 │ │ │ │ + beq 26eb0 │ │ │ │ + ldr r5, [pc, #840] @ 26fbc │ │ │ │ + ldr r3, [pc, #840] @ 26fc0 │ │ │ │ + ldr r4, [pc, #840] @ 26fc4 │ │ │ │ add r5, pc, r5 │ │ │ │ - str r3, [sp] │ │ │ │ - ldr r3, [r5, #44] @ 0x2c │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #820] @ 27094 │ │ │ │ - ldr r2, [r4, #1276] @ 0x4fc │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ + add r4, pc, r4 │ │ │ │ + ldr r3, [r5, #44] @ 0x2c │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [r4, #1216] @ 0x4c0 │ │ │ │ + str r3, [sp] │ │ │ │ + ldr r0, [r4, #32] │ │ │ │ ldr r1, [r4, #1172] @ 0x494 │ │ │ │ + ldr r2, [r4, #1276] @ 0x4fc │ │ │ │ ldr r3, [r4, #1288] @ 0x508 │ │ │ │ - ldr r0, [r4, #32] │ │ │ │ - bl 10206c │ │ │ │ + bl 10c514 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ - beq 284e0 │ │ │ │ + beq 28400 │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cmp r3, #131072 @ 0x20000 │ │ │ │ - beq 29714 │ │ │ │ - ldr r3, [pc, #768] @ 27098 │ │ │ │ + beq 29634 │ │ │ │ + ldr r3, [pc, #764] @ 26fc8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ cmp r1, #1 │ │ │ │ - bgt 28d0c │ │ │ │ + bgt 28c10 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ - ldr r2, [pc, #748] @ 2709c │ │ │ │ + ldr r2, [pc, #744] @ 26fcc │ │ │ │ ldr r3, [r3] │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [r2, #40] @ 0x28 │ │ │ │ orr r3, r3, #512 @ 0x200 │ │ │ │ str r3, [r2, #40] @ 0x28 │ │ │ │ - beq 26ddc │ │ │ │ - ldr r3, [pc, #720] @ 270a0 │ │ │ │ + beq 26d10 │ │ │ │ + ldr r3, [pc, #716] @ 26fd0 │ │ │ │ ldr r2, [r6, r3] │ │ │ │ ldr r3, [r2] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 292fc │ │ │ │ - ldr r3, [pc, #704] @ 270a4 │ │ │ │ - ldr r0, [pc, #704] @ 270a8 │ │ │ │ + bne 291fc │ │ │ │ + ldr r2, [pc, #700] @ 26fd4 │ │ │ │ + ldr r1, [pc, #700] @ 26fd8 │ │ │ │ + ldr r3, [pc, #700] @ 26fdc │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr ip, [pc, #700] @ 270ac │ │ │ │ + str r1, [r2] │ │ │ │ ldr r1, [r3, #36] @ 0x24 │ │ │ │ - add r0, pc, r0 │ │ │ │ - add ip, pc, ip │ │ │ │ - str ip, [r0] │ │ │ │ - ldr r2, [pc, #684] @ 270b0 │ │ │ │ + ldr r2, [pc, #680] @ 26fe0 │ │ │ │ ldr r0, [r1, #76] @ 0x4c │ │ │ │ str r0, [r3, #48] @ 0x30 │ │ │ │ - ldr r0, [r1, #80] @ 0x50 │ │ │ │ - ldr r1, [r1, #84] @ 0x54 │ │ │ │ - str r1, [r3, #56] @ 0x38 │ │ │ │ - str r0, [r3, #52] @ 0x34 │ │ │ │ + ldrd r0, [r1, #80] @ 0x50 │ │ │ │ + strd r0, [r3, #52] @ 0x34 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r2] │ │ │ │ cmp r1, #0 │ │ │ │ - bne 28de0 │ │ │ │ - ldr r4, [pc, #644] @ 270b4 │ │ │ │ - ldr r5, [pc, #644] @ 270b8 │ │ │ │ + bne 28d04 │ │ │ │ + ldr r4, [pc, #648] @ 26fe4 │ │ │ │ + ldr r5, [pc, #648] @ 26fe8 │ │ │ │ add r4, pc, r4 │ │ │ │ - ldr r1, [r4, #1288] @ 0x508 │ │ │ │ + ldr r0, [r4, #36] @ 0x24 │ │ │ │ add r5, pc, r5 │ │ │ │ + ldr r1, [r4, #1288] @ 0x508 │ │ │ │ + bl b26e8 │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ - bl ac7ac │ │ │ │ ldr r2, [r5, #528] @ 0x210 │ │ │ │ ldr r1, [r4, #1276] @ 0x4fc │ │ │ │ - ldr r0, [r4, #36] @ 0x24 │ │ │ │ - bl ac718 │ │ │ │ + bl b2620 │ │ │ │ ldr r3, [r5, #520] @ 0x208 │ │ │ │ subs r2, r3, #0 │ │ │ │ movne r2, #1 │ │ │ │ cmp r3, #3 │ │ │ │ movgt r2, #0 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 2a110 │ │ │ │ + bne 2a02c │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ - str r3, [r4, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ + str r3, [r4, #44] @ 0x2c │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ - beq 28c78 │ │ │ │ - ldr r3, [pc, #548] @ 270bc │ │ │ │ + beq 28b98 │ │ │ │ + ldr r3, [pc, #552] @ 26fec │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - bl 38b4c │ │ │ │ + bl 395b8 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ - beq 28c78 │ │ │ │ - ldr r4, [pc, #524] @ 270c0 │ │ │ │ + beq 28b98 │ │ │ │ + ldr r4, [pc, #528] @ 26ff0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ - bl 1029a8 │ │ │ │ + bl 10ce98 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 28fd0 │ │ │ │ - ldr r3, [pc, #496] @ 270c4 │ │ │ │ - ldr r2, [pc, #496] @ 270c8 │ │ │ │ + beq 28ee4 │ │ │ │ + ldr r3, [pc, #500] @ 26ff4 │ │ │ │ + ldr r2, [pc, #500] @ 26ff8 │ │ │ │ + ldr r1, [pc, #500] @ 26ffc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #44] @ 0x2c │ │ │ │ - ldr r1, [pc, #488] @ 270cc │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r4, [pc, #488] @ 27000 │ │ │ │ + add r1, pc, r1 │ │ │ │ cmp r3, #0 │ │ │ │ addne r3, r3, #1120 @ 0x460 │ │ │ │ + vmoveq.f32 s0, #57 @ 0x41c80000 25.0 │ │ │ │ + add r4, pc, r4 │ │ │ │ vldrne s0, [r3, #12] │ │ │ │ - ldr r3, [pc, #476] @ 270d0 │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #464] @ 27004 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #44] @ 0x2c │ │ │ │ - vmoveq.f32 s0, #57 @ 0x41c80000 25.0 │ │ │ │ - add r1, pc, r1 │ │ │ │ str r2, [r3] │ │ │ │ - bl 16dfdc │ │ │ │ - ldr r3, [pc, #448] @ 270d4 │ │ │ │ - ldr r4, [pc, #448] @ 270d8 │ │ │ │ + bl 17c984 │ │ │ │ + ldr r3, [pc, #448] @ 27008 │ │ │ │ + ldr r0, [pc, #448] @ 2700c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #132] @ 0x84 │ │ │ │ - add r4, pc, r4 │ │ │ │ + add r0, pc, r0 │ │ │ │ cmp r2, #0 │ │ │ │ strgt r2, [r3, #136] @ 0x88 │ │ │ │ - ldr r0, [pc, #428] @ 270dc │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ - add r0, pc, r0 │ │ │ │ orr r3, r3, #4096 @ 0x1000 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ - bl 34c20 │ │ │ │ + bl 3539c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 273a4 │ │ │ │ - ldr r3, [pc, #400] @ 270e0 │ │ │ │ + beq 272b4 │ │ │ │ + ldr r3, [pc, #404] @ 27010 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 273a4 │ │ │ │ + beq 272b4 │ │ │ │ ldr r3, [r4, #520] @ 0x208 │ │ │ │ - ldr r2, [pc, #380] @ 270e4 │ │ │ │ + ldr r2, [pc, #384] @ 27014 │ │ │ │ sub r3, r3, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #6 │ │ │ │ - bhi 273a4 │ │ │ │ + bhi 272b4 │ │ │ │ add r3, r3, r3 │ │ │ │ ldrh r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop {0} │ │ │ │ str fp, [sp, #56] @ 0x38 │ │ │ │ ldr fp, [sp, #72] @ 0x48 │ │ │ │ - bl 362b0 │ │ │ │ + bl 36ae8 │ │ │ │ str r0, [r5, #20] │ │ │ │ - ldr r2, [pc, #332] @ 270e8 │ │ │ │ - ldr r4, [pc, #332] @ 270ec │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r2, [pc, #336] @ 27018 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, #1 │ │ │ │ + ldr r4, [pc, #328] @ 2701c │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ add r4, pc, r4 │ │ │ │ - bl ab6e0 │ │ │ │ ldr r3, [r4, #564] @ 0x234 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 27120 │ │ │ │ - ldr r3, [pc, #300] @ 270f0 │ │ │ │ - ldr r2, [pc, #300] @ 270f4 │ │ │ │ + bne 27050 │ │ │ │ + ldr r3, [pc, #304] @ 27020 │ │ │ │ + ldr r2, [pc, #304] @ 27024 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr ip, [r3, #20] │ │ │ │ + ldr r0, [r3, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr ip, [r3, #20] │ │ │ │ add r1, ip, #3 │ │ │ │ - ldr r0, [r3, #16] │ │ │ │ cmp r1, #7 │ │ │ │ - bhi 281e0 │ │ │ │ + bhi 280fc │ │ │ │ add r1, r1, r1 │ │ │ │ ldrh r1, [r2, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop {0} │ │ │ │ - ldr r3, [pc, #256] @ 270f8 │ │ │ │ + ldr r3, [pc, #260] @ 27028 │ │ │ │ add r3, pc, r3 │ │ │ │ - b 267d8 │ │ │ │ - ldr r2, [pc, #248] @ 270fc │ │ │ │ - ldr r3, [r4, #496] @ 0x1f0 │ │ │ │ - add r2, pc, r2 │ │ │ │ + b 26708 │ │ │ │ + ldr r2, [pc, #252] @ 2702c │ │ │ │ mov r1, #6 │ │ │ │ mov r0, #1 │ │ │ │ - bl ab6e0 │ │ │ │ - b 25e7c │ │ │ │ - ldr r2, [pc, #224] @ 27100 │ │ │ │ - mov r1, #2 │ │ │ │ + ldr r3, [r4, #496] @ 0x1f0 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 25db8 │ │ │ │ + ldr r2, [pc, #228] @ 27030 │ │ │ │ + mov r1, #2 │ │ │ │ mov r0, #1 │ │ │ │ - bl ab6e0 │ │ │ │ - b 25ffc │ │ │ │ - ldr r2, [pc, #204] @ 27104 │ │ │ │ - ldr r3, [r4, #496] @ 0x1f0 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 25f38 │ │ │ │ + ldr r2, [pc, #208] @ 27034 │ │ │ │ mov r1, #6 │ │ │ │ mov r0, #1 │ │ │ │ - bl ab6e0 │ │ │ │ - b 25e7c │ │ │ │ - ldr r3, [pc, #180] @ 27108 │ │ │ │ + ldr r3, [r4, #496] @ 0x1f0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 25db8 │ │ │ │ + ldr r3, [pc, #184] @ 27038 │ │ │ │ ldr r0, [fp] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r3, #44] @ 0x2c │ │ │ │ - bl 366a4 │ │ │ │ - b 26970 │ │ │ │ - ldr r4, [pc, #160] @ 2710c │ │ │ │ + bl 36f48 │ │ │ │ + b 268a0 │ │ │ │ + ldr r4, [pc, #164] @ 2703c │ │ │ │ add r4, pc, r4 │ │ │ │ - b 25d20 │ │ │ │ + b 25c58 │ │ │ │ + nop {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ rscsmi pc, r5, r0, lsl #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subsmi r0, r9, r0 │ │ │ │ - mlaseq r1, r8, r3, r9 │ │ │ │ - eorseq r1, r2, r0, lsr #23 │ │ │ │ - @ instruction: 0x001a26d8 │ │ │ │ - ldrshteq r9, [r1], -r8 │ │ │ │ - eorseq r1, r2, r0, lsl fp │ │ │ │ - andseq r2, sl, r4, asr #12 │ │ │ │ - andeq r1, r0, r8, asr r9 │ │ │ │ - eorseq r1, r2, r8, lsr #21 │ │ │ │ - andeq r1, r0, r8, ror #17 │ │ │ │ - eorseq r9, r1, r4, asr r2 │ │ │ │ - eorseq r1, r2, r8, ror #20 │ │ │ │ - andseq r2, sl, r0, lsr #12 │ │ │ │ - andeq r1, r0, r8, lsl r9 │ │ │ │ - eorseq r9, r1, r8, lsl #4 │ │ │ │ - eorseq r1, r2, r0, lsr #20 │ │ │ │ - andseq r2, sl, r8, lsl #12 │ │ │ │ - eorseq r9, r1, r8, lsl #3 │ │ │ │ - eorseq r9, r1, r4, ror #2 │ │ │ │ - @ instruction: 0x001a25d8 │ │ │ │ - andeq lr, r0, r0, lsl fp │ │ │ │ - eorseq r1, r2, r4, ror #18 │ │ │ │ - eorseq r9, r1, r4, lsr #2 │ │ │ │ - eorseq r1, r2, ip, lsr r9 │ │ │ │ - eorseq r9, r1, r8, lsl #2 │ │ │ │ - ldrdeq r1, [r0], -ip │ │ │ │ - andseq pc, sp, r0, lsl #18 │ │ │ │ - andseq r6, sl, r4, lsr #12 │ │ │ │ - ldrhteq r1, [r2], -r0 │ │ │ │ - eorseq r9, r1, r4, ror r0 │ │ │ │ - andseq pc, sp, sl, lsr #17 │ │ │ │ - @ instruction: 0x001a1cb0 │ │ │ │ - andseq r2, sl, r8, lsr #3 │ │ │ │ - @ instruction: 0x001a21f0 │ │ │ │ - andseq r2, sl, r4, ror r1 │ │ │ │ - eorseq r1, r2, r4, lsl #16 │ │ │ │ - andseq r1, sl, r0, lsr ip │ │ │ │ + eorseq r9, r3, r4, ror #8 │ │ │ │ + eorseq r1, r4, r4, asr ip │ │ │ │ + @ instruction: 0x001b49d8 │ │ │ │ + eorseq r1, r4, r0, ror #23 │ │ │ │ + andseq r4, fp, r8, ror r9 │ │ │ │ + ldrhteq r9, [r3], -r4 │ │ │ │ + andeq r1, r0, r4, asr #18 │ │ │ │ + eorseq r1, r4, r4, ror fp │ │ │ │ + ldrdeq r1, [r0], -r4 │ │ │ │ + eorseq r1, r4, ip, lsr fp │ │ │ │ + andseq r4, fp, r4, asr #18 │ │ │ │ + eorseq r9, r3, r4, lsl r3 │ │ │ │ + andeq r1, r0, r4, lsl #18 │ │ │ │ + ldrsbteq r9, [r3], -ip │ │ │ │ + ldrshteq r1, [r4], -r4 │ │ │ │ + andseq r4, fp, ip, lsr #18 │ │ │ │ + eorseq r9, r3, ip, asr r2 │ │ │ │ + eorseq r9, r3, r4, lsr r2 │ │ │ │ + andseq r4, fp, ip, lsl #18 │ │ │ │ + ldrdeq pc, [r0], -ip │ │ │ │ + eorseq r1, r4, r4, lsr sl │ │ │ │ + eorseq r1, r4, r8, lsr #20 │ │ │ │ + ldrshteq r9, [r3], -r0 │ │ │ │ + eorseq r9, r3, r8, ror #3 │ │ │ │ + andeq r1, r0, r8, asr #17 │ │ │ │ + andseq r1, pc, r4, lsr #24 │ │ │ │ + andseq r8, fp, r0, asr #18 │ │ │ │ + eorseq r1, r4, r0, lsl #19 │ │ │ │ + eorseq r9, r3, r8, asr #2 │ │ │ │ + andseq r1, pc, lr, asr #23 │ │ │ │ + @ instruction: 0x001b3fd4 │ │ │ │ + andseq r4, fp, r4, asr #9 │ │ │ │ + andseq r4, fp, r0, lsl r5 │ │ │ │ + mulseq fp, r0, r4 │ │ │ │ + ldrsbteq r1, [r4], -r8 │ │ │ │ + andseq r3, fp, r4, asr pc │ │ │ │ mov r1, r0 │ │ │ │ mov r0, #10 │ │ │ │ - bl 74014 │ │ │ │ - b 26bd8 │ │ │ │ - vldr d7, [r4, #72] @ 0x48 │ │ │ │ + bl 77250 │ │ │ │ + b 26b0c │ │ │ │ + vldr d17, [r4, #56] @ 0x38 │ │ │ │ vldr d11, [r4, #64] @ 0x40 │ │ │ │ - vldr d6, [r4, #56] @ 0x38 │ │ │ │ - vadd.f64 d11, d7, d11 │ │ │ │ - vadd.f64 d11, d11, d6 │ │ │ │ - bl 15a024 │ │ │ │ - ldr ip, [r4, #544] @ 0x220 │ │ │ │ - vldr d7, [pc, #332] @ 27290 │ │ │ │ - ldr r2, [pc, #352] @ 272a8 │ │ │ │ + vldr d16, [r4, #72] @ 0x48 │ │ │ │ + vadd.f64 d11, d16, d11 │ │ │ │ + vadd.f64 d11, d11, d17 │ │ │ │ + bl 167ca4 │ │ │ │ + ldr r3, [r4, #544] @ 0x220 │ │ │ │ mov r1, #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r0 │ │ │ │ - sub r3, r3, ip │ │ │ │ - vmov s13, r3 │ │ │ │ - str r3, [r4, #544] @ 0x220 │ │ │ │ + vldr d16, [pc, #304] @ 271a8 │ │ │ │ + ldr r2, [pc, #316] @ 271b8 │ │ │ │ + sub r0, r0, r3 │ │ │ │ + vmov s15, r0 │ │ │ │ + str r0, [r4, #544] @ 0x220 │ │ │ │ mov r0, #1 │ │ │ │ - vcvt.f32.s32 s20, s13 │ │ │ │ + add r2, pc, r2 │ │ │ │ + vcvt.f32.s32 s20, s15 │ │ │ │ vcvt.f64.f32 d10, s20 │ │ │ │ - vmul.f64 d10, d10, d7 │ │ │ │ + vmul.f64 d10, d10, d16 │ │ │ │ vsub.f64 d11, d10, d11 │ │ │ │ - vstr d10, [sp, #32] │ │ │ │ vstr d11, [sp, #24] │ │ │ │ - vldr d7, [r4, #56] @ 0x38 │ │ │ │ - vstr d7, [sp, #16] │ │ │ │ - vldr d7, [r4, #64] @ 0x40 │ │ │ │ - vstr d7, [sp, #8] │ │ │ │ - vldr d7, [r4, #72] @ 0x48 │ │ │ │ - vstr d7, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ + vstr d10, [sp, #32] │ │ │ │ + vldr d16, [r4, #56] @ 0x38 │ │ │ │ + vstr d16, [sp, #16] │ │ │ │ + vldr d16, [r4, #64] @ 0x40 │ │ │ │ + vstr d16, [sp, #8] │ │ │ │ + vldr d16, [r4, #72] @ 0x48 │ │ │ │ + vstr d16, [sp] │ │ │ │ + bl b155c │ │ │ │ vcmpe.f64 d10, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble 271f8 │ │ │ │ - vldr d7, [pc, #240] @ 27298 │ │ │ │ - ldr r2, [pc, #256] @ 272ac │ │ │ │ - mov r1, #4 │ │ │ │ - vldr d4, [r4, #56] @ 0x38 │ │ │ │ - vmul.f64 d11, d11, d7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - vldr d5, [r4, #64] @ 0x40 │ │ │ │ - vmul.f64 d4, d4, d7 │ │ │ │ - mov r0, #1 │ │ │ │ - vldr d6, [r4, #72] @ 0x48 │ │ │ │ - vmul.f64 d5, d5, d7 │ │ │ │ - vdiv.f64 d3, d4, d10 │ │ │ │ - vmul.f64 d6, d6, d7 │ │ │ │ - vstr d7, [sp, #32] │ │ │ │ - vdiv.f64 d2, d11, d10 │ │ │ │ - vdiv.f64 d4, d5, d10 │ │ │ │ - vdiv.f64 d7, d6, d10 │ │ │ │ - vstr d3, [sp, #16] │ │ │ │ - vstr d2, [sp, #24] │ │ │ │ - vstr d4, [sp, #8] │ │ │ │ - vstr d7, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r3, [pc, #176] @ 272b0 │ │ │ │ + ble 27124 │ │ │ │ + vldr d19, [r4, #56] @ 0x38 │ │ │ │ + mov r1, #4 │ │ │ │ + mov r0, #1 │ │ │ │ + vldr d18, [r4, #64] @ 0x40 │ │ │ │ + vldr d17, [r4, #72] @ 0x48 │ │ │ │ + vldr d16, [pc, #200] @ 271b0 │ │ │ │ + ldr r2, [pc, #208] @ 271bc │ │ │ │ + vmul.f64 d19, d19, d16 │ │ │ │ + vmul.f64 d11, d11, d16 │ │ │ │ + vstr d16, [sp, #32] │ │ │ │ + vmul.f64 d18, d18, d16 │ │ │ │ + vmul.f64 d17, d17, d16 │ │ │ │ + add r2, pc, r2 │ │ │ │ + vdiv.f64 d21, d19, d10 │ │ │ │ + vdiv.f64 d20, d11, d10 │ │ │ │ + vdiv.f64 d19, d18, d10 │ │ │ │ + vdiv.f64 d16, d17, d10 │ │ │ │ + vstr d21, [sp, #16] │ │ │ │ + vstr d20, [sp, #24] │ │ │ │ + vstr d16, [sp] │ │ │ │ + vstr d19, [sp, #8] │ │ │ │ + bl b155c │ │ │ │ + ldr r3, [pc, #148] @ 271c0 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r4, [r3, #4] │ │ │ │ - cmp r4, #0 │ │ │ │ - beq 26fbc │ │ │ │ - ldr r2, [r3, #16] │ │ │ │ + ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 26fbc │ │ │ │ - ldr r5, [r3, #12] │ │ │ │ - mov r0, #100 @ 0x64 │ │ │ │ - sub r3, r4, r5 │ │ │ │ - mov r1, r4 │ │ │ │ - mul r0, r0, r5 │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - blx 1c6508 │ │ │ │ - vmov.f64 d7, #96 @ 0x3f000000 0.5 │ │ │ │ - vcmpe.f64 d10, d7 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r2, [pc, #108] @ 272b4 │ │ │ │ - mov r1, #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ + beq 26ee8 │ │ │ │ + ldr r1, [r3, #16] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 26ee8 │ │ │ │ + vmov.f64 d16, #96 @ 0x3f000000 0.5 │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ + mov r1, #100 @ 0x64 │ │ │ │ + vcmpe.f64 d10, d16 │ │ │ │ + mul r1, r1, r0 │ │ │ │ + sub r3, r2, r0 │ │ │ │ + sdiv r1, r1, r2 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - vmovgt s15, r3 │ │ │ │ - str r4, [sp, #16] │ │ │ │ - vldrle d7, [pc, #64] @ 272a0 │ │ │ │ - vcvtgt.f64.s32 d6, s15 │ │ │ │ - str r5, [sp, #8] │ │ │ │ - vmovle.f64 d5, d7 │ │ │ │ - vdivgt.f64 d7, d6, d10 │ │ │ │ - vmovgt s13, r4 │ │ │ │ - str r0, [sp, #12] │ │ │ │ + ble 2a43c │ │ │ │ + vmov s15, r3 │ │ │ │ + vcvt.f64.s32 d17, s15 │ │ │ │ + vmov s15, r2 │ │ │ │ + vdiv.f64 d16, d17, d10 │ │ │ │ + vcvt.f64.s32 d17, s15 │ │ │ │ + vdiv.f64 d18, d17, d10 │ │ │ │ + vstr d16, [sp] │ │ │ │ + str r2, [sp, #16] │ │ │ │ + ldr r2, [pc, #52] @ 271c4 │ │ │ │ + strd r0, [sp, #8] │ │ │ │ + mov r1, #4 │ │ │ │ mov r0, #1 │ │ │ │ - vcvtgt.f64.s32 d6, s13 │ │ │ │ - vdivgt.f64 d5, d6, d10 │ │ │ │ - vstr d7, [sp] │ │ │ │ - vstr d5, [sp, #24] │ │ │ │ - bl ab6e0 │ │ │ │ - b 26fbc │ │ │ │ + vstr d18, [sp, #24] │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 26ee8 │ │ │ │ adcsge lr, r5, sp, lsl #27 │ │ │ │ mrccc 6, 5, ip, cr0, cr7, {7} │ │ │ │ andeq r0, r0, r0 │ │ │ │ subsmi r0, r9, r0 │ │ │ │ - ... │ │ │ │ - andseq r2, sl, r4, lsr #22 │ │ │ │ - @ instruction: 0x001a2af8 │ │ │ │ - eorseq r1, r2, ip, asr r6 │ │ │ │ - andseq r2, sl, r8, lsr #21 │ │ │ │ - eorseq r8, r1, r8, lsr #25 │ │ │ │ - eorseq r1, r2, ip, lsr #9 │ │ │ │ - eorseq r8, r1, r8, lsl #25 │ │ │ │ - eorseq r8, r1, r0, asr ip │ │ │ │ - andeq r1, r0, r0, ror #24 │ │ │ │ - ldrdeq r1, [r0], -ip │ │ │ │ - eorseq r1, r2, ip, lsl r4 │ │ │ │ - mulseq sl, r8, r0 │ │ │ │ - eorseq r8, r1, r0, ror #23 │ │ │ │ - @ instruction: 0x001dc5d0 │ │ │ │ - andeq r1, r0, r8, ror r5 │ │ │ │ - mlaseq r1, r8, fp, r8 │ │ │ │ - eorseq r1, r2, r8, lsr #7 │ │ │ │ - eorseq r8, r1, r8, ror fp │ │ │ │ - eorseq r1, r2, r0, ror r3 │ │ │ │ - eorseq r8, r1, r8, asr #22 │ │ │ │ - @ instruction: 0x001a1fb0 │ │ │ │ - ldrshteq r8, [r1], -r0 │ │ │ │ - andeq r1, r0, r8, asr #18 │ │ │ │ - ldrhteq r8, [r1], -r8 │ │ │ │ - andseq r1, sl, ip, ror #30 │ │ │ │ - eorseq r1, r2, r8, asr #5 │ │ │ │ - eorseq r8, r1, r4, ror sl │ │ │ │ - eorseq r1, r2, ip, ror #4 │ │ │ │ - eorseq r8, r1, r8, lsr #20 │ │ │ │ - eorseq r1, r2, r4, lsr r2 │ │ │ │ - andseq r1, sl, r4, lsl #30 │ │ │ │ - ldrsbteq r1, [r2], -r0 │ │ │ │ - mlaseq r1, r8, r9, r8 │ │ │ │ - eorseq r8, r1, ip, ror #18 │ │ │ │ - eorseq r8, r1, r4, asr r9 │ │ │ │ - eorseq r8, r1, ip, lsr r9 │ │ │ │ - andseq r1, sl, r8, ror lr │ │ │ │ - ldrshteq r8, [r1], -ip │ │ │ │ - eorseq r1, r2, r4, lsl r1 │ │ │ │ - eorseq r8, r1, r8, lsr #17 │ │ │ │ - eorseq r8, r1, ip, lsl #17 │ │ │ │ - eorseq r8, r1, r4, asr r8 │ │ │ │ - eorseq r8, r1, ip, asr #16 │ │ │ │ - andeq r1, r0, ip, ror #14 │ │ │ │ - eorseq r8, r1, r4, lsr #16 │ │ │ │ - eorseq r8, r1, r4, lsl #16 │ │ │ │ - eorseq r8, r1, r0, ror #15 │ │ │ │ - ldrhteq r8, [r1], -r4 │ │ │ │ - strdeq r1, [r0], -ip │ │ │ │ - andeq r1, r0, r0, asr #18 │ │ │ │ - eorseq r0, r2, r4, lsl #31 │ │ │ │ - andseq r1, sl, r0, asr #26 │ │ │ │ - muleq r0, ip, ip │ │ │ │ - eorseq r8, r1, r4, asr #14 │ │ │ │ - andeq r1, r0, r0, lsr #12 │ │ │ │ - eorseq r0, r2, ip, lsr pc │ │ │ │ - eorseq r8, r1, r0, lsl #14 │ │ │ │ - ldr r3, [pc, #-220] @ 272b8 │ │ │ │ + andseq r4, fp, r4, lsr lr │ │ │ │ + andseq r4, fp, r0, lsl #28 │ │ │ │ + eorseq r1, r4, r0, lsr r7 │ │ │ │ + andseq r4, fp, r4, lsr #27 │ │ │ │ + mlaseq r3, r8, sp, r8 │ │ │ │ + mlaseq r4, ip, r5, r1 │ │ │ │ + eorseq r8, r3, r4, ror sp │ │ │ │ + eorseq r8, r3, r0, asr #26 │ │ │ │ + andeq r1, r0, ip, asr #24 │ │ │ │ + andeq r1, r0, r8, asr #11 │ │ │ │ + eorseq r1, r4, ip, lsl #10 │ │ │ │ + @ instruction: 0x001b43d8 │ │ │ │ + ldrsbteq r8, [r3], -r0 │ │ │ │ + andseq lr, lr, r4, lsl #18 │ │ │ │ + andeq r1, r0, r4, ror #10 │ │ │ │ + eorseq r8, r3, r8, lsl #25 │ │ │ │ + mlaseq r4, r8, r4, r1 │ │ │ │ + eorseq r8, r3, r8, ror #24 │ │ │ │ + eorseq r1, r4, ip, asr r4 │ │ │ │ + eorseq r8, r3, r8, lsr ip │ │ │ │ + andseq r4, fp, r8, ror #5 │ │ │ │ + eorseq r8, r3, r0, ror #23 │ │ │ │ + andeq r1, r0, r4, lsr r9 │ │ │ │ + eorseq r8, r3, r8, lsr #23 │ │ │ │ + @ instruction: 0x001b42b0 │ │ │ │ + ldrhteq r1, [r4], -r4 │ │ │ │ + eorseq r8, r3, r0, ror #22 │ │ │ │ + eorseq r1, r4, r8, asr r3 │ │ │ │ + eorseq r8, r3, r4, lsl fp │ │ │ │ + eorseq r1, r4, r0, lsr #6 │ │ │ │ + andseq r4, fp, ip, lsr r2 │ │ │ │ + ldrhteq r1, [r4], -ip │ │ │ │ + eorseq r8, r3, r4, lsl #21 │ │ │ │ + eorseq r8, r3, r8, asr sl │ │ │ │ + eorseq r8, r3, r0, asr #20 │ │ │ │ + eorseq r8, r3, r8, lsr #20 │ │ │ │ + andseq r4, fp, ip, lsr #3 │ │ │ │ + eorseq r1, r4, r8, lsl #4 │ │ │ │ + ldrsbteq r8, [r3], -r8 │ │ │ │ + mlaseq r3, r4, r9, r8 │ │ │ │ + eorseq r8, r3, r8, ror r9 │ │ │ │ + eorseq r8, r3, r0, asr #18 │ │ │ │ + eorseq r8, r3, r8, lsr r9 │ │ │ │ + andeq r1, r0, r8, asr r7 │ │ │ │ + eorseq r8, r3, r0, lsl r9 │ │ │ │ + ldrshteq r8, [r3], -r0 │ │ │ │ + eorseq r8, r3, ip, asr #17 │ │ │ │ + mlaseq r3, r8, r8, r8 │ │ │ │ + andeq r1, r0, r8, ror #15 │ │ │ │ + andeq r1, r0, ip, lsr #18 │ │ │ │ + eorseq r1, r4, r4, ror r0 │ │ │ │ + andseq r4, fp, r0, lsl #1 │ │ │ │ + andeq r1, r0, r8, lsl #25 │ │ │ │ + eorseq r8, r3, r0, lsr r8 │ │ │ │ + andeq r1, r0, ip, lsl #12 │ │ │ │ + eorseq r1, r4, r8, lsr #32 │ │ │ │ + eorseq r8, r3, ip, ror #15 │ │ │ │ + ldr r3, [pc, #-220] @ 271c8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #44] @ 0x2c │ │ │ │ add r3, r3, #1120 @ 0x460 │ │ │ │ vldr s0, [r3, #12] │ │ │ │ - bl 16ee84 │ │ │ │ - ldr r5, [pc, #-240] @ 272bc │ │ │ │ - ldr r4, [pc, #-240] @ 272c0 │ │ │ │ + bl 17d980 │ │ │ │ + ldr r5, [pc, #-240] @ 271cc │ │ │ │ + ldr r4, [pc, #-240] @ 271d0 │ │ │ │ add r5, pc, r5 │ │ │ │ - add r4, pc, r4 │ │ │ │ ldr r1, [r5, #44] @ 0x2c │ │ │ │ + add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 34df8 │ │ │ │ + bl 35588 │ │ │ │ ldr r3, [r5, #532] @ 0x214 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 273e4 │ │ │ │ + beq 272f4 │ │ │ │ add r4, r4, #1232 @ 0x4d0 │ │ │ │ - vldr d5, [r4, #-8] │ │ │ │ - vcmp.f64 d5, #0.0 │ │ │ │ + vldr d18, [r4, #-8] │ │ │ │ + vcmp.f64 d18, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ ldrne r3, [r5, #84] @ 0x54 │ │ │ │ - bne 27fa8 │ │ │ │ - ldr r3, [pc, #-296] @ 272c4 │ │ │ │ + bne 27ec0 │ │ │ │ + ldr r3, [pc, #-296] @ 271d4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ cmp r2, #0 │ │ │ │ - beq 28ee0 │ │ │ │ - ldr r2, [pc, #-312] @ 272c8 │ │ │ │ + beq 28f18 │ │ │ │ + ldr r2, [pc, #-312] @ 271d8 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ tst r2, #8 │ │ │ │ - beq 27424 │ │ │ │ + beq 27334 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [r2] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 27424 │ │ │ │ + beq 27334 │ │ │ │ ldr r1, [r3, #84] @ 0x54 │ │ │ │ - bl 164030 │ │ │ │ - ldr r3, [pc, #-352] @ 272cc │ │ │ │ + bl 172430 │ │ │ │ + ldr r3, [pc, #-352] @ 271dc │ │ │ │ mov r2, #1 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r2, [r3] │ │ │ │ - ldr r3, [pc, #-364] @ 272d0 │ │ │ │ - ldr r2, [pc, #-364] @ 272d4 │ │ │ │ + ldr r3, [pc, #-364] @ 271e0 │ │ │ │ + ldr r2, [pc, #-364] @ 271e4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r3, #536] @ 0x218 │ │ │ │ add r2, pc, r2 │ │ │ │ - cmp r1, #0 │ │ │ │ str r2, [r3] │ │ │ │ - beq 27484 │ │ │ │ - ldr r0, [pc, #-388] @ 272d8 │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 27394 │ │ │ │ + ldr r0, [pc, #-388] @ 271e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 2f8f4 │ │ │ │ - ldr r2, [pc, #-396] @ 272dc │ │ │ │ - mov r1, #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ + bl 2fd58 │ │ │ │ + ldr r2, [pc, #-396] @ 271ec │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ + mov r1, #4 │ │ │ │ mov r0, #1 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r0, r4 │ │ │ │ - bl 24c8c │ │ │ │ - ldr r3, [pc, #-428] @ 272e0 │ │ │ │ + bl 24bb8 │ │ │ │ + ldr r3, [pc, #-428] @ 271f0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 274a8 │ │ │ │ - ldr r3, [pc, #-444] @ 272e4 │ │ │ │ + beq 273b8 │ │ │ │ + ldr r3, [pc, #-444] @ 271f4 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #1240] @ 0x4d8 │ │ │ │ - ldr r3, [pc, #-456] @ 272e8 │ │ │ │ + ldr r3, [pc, #-456] @ 271f8 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3, #248] @ 0xf8 │ │ │ │ - ldr r3, [pc, #-468] @ 272ec │ │ │ │ + ldr r3, [pc, #-468] @ 271fc │ │ │ │ cmp r4, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #88] @ 0x58 │ │ │ │ - beq 274e0 │ │ │ │ + beq 273f0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r4] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ cmp r4, #0 │ │ │ │ - bne 274cc │ │ │ │ - ldr r3, [pc, #-504] @ 272f0 │ │ │ │ - ldr r4, [pc, #-504] @ 272f4 │ │ │ │ - add r3, pc, r3 │ │ │ │ + bne 273dc │ │ │ │ + ldr r3, [pc, #-504] @ 27200 │ │ │ │ mov r2, #0 │ │ │ │ + ldr r4, [pc, #-508] @ 27204 │ │ │ │ + add r3, pc, r3 │ │ │ │ add r4, pc, r4 │ │ │ │ str r2, [r3, #248] @ 0xf8 │ │ │ │ - bl 35bfc │ │ │ │ + bl 36408 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 27578 │ │ │ │ - bl 38300 │ │ │ │ + beq 27488 │ │ │ │ + bl 38d38 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 27544 │ │ │ │ + beq 27454 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 27544 │ │ │ │ + beq 27454 │ │ │ │ ldr r0, [r3, #976] @ 0x3d0 │ │ │ │ - bl a2bf8 │ │ │ │ - ldr r2, [pc, #-572] @ 272f8 │ │ │ │ - mov r1, #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ + bl a81d4 │ │ │ │ + ldr r2, [pc, #-572] @ 27208 │ │ │ │ mov r3, r0 │ │ │ │ + mov r1, #4 │ │ │ │ mov r0, #41 @ 0x29 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r3, [pc, #-592] @ 272fc │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r3, [pc, #-592] @ 2720c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 27578 │ │ │ │ + beq 27488 │ │ │ │ ldr r4, [r3, #4] │ │ │ │ - ldr r3, [pc, #-612] @ 27300 │ │ │ │ + ldr r3, [pc, #-612] @ 27210 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ - beq 29c30 │ │ │ │ + beq 29b60 │ │ │ │ mov r0, #8 │ │ │ │ blx r4 │ │ │ │ - ldr r3, [pc, #-636] @ 27304 │ │ │ │ - ldr r1, [pc, #-636] @ 27308 │ │ │ │ + ldr r3, [pc, #-636] @ 27214 │ │ │ │ + ldr r1, [pc, #-636] @ 27218 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ - ldr r3, [pc, #-644] @ 2730c │ │ │ │ add r1, pc, r1 │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r3, [pc, #-648] @ 2721c │ │ │ │ cmp r2, #0 │ │ │ │ + add r3, pc, r3 │ │ │ │ str r1, [r3] │ │ │ │ - beq 275c0 │ │ │ │ - mov r1, #0 │ │ │ │ - str r1, [r2, #64] @ 0x40 │ │ │ │ + beq 274d4 │ │ │ │ ldr r1, [r3, #540] @ 0x21c │ │ │ │ cmp r1, #0 │ │ │ │ - vldreq s15, [r2, #16] │ │ │ │ - vldreq s14, [r3, #96] @ 0x60 │ │ │ │ - vaddeq.f32 s15, s15, s14 │ │ │ │ - vstreq s15, [r3, #96] @ 0x60 │ │ │ │ - ldr r4, [pc, #-696] @ 27310 │ │ │ │ + mov r1, #0 │ │ │ │ + str r1, [r2, #64] @ 0x40 │ │ │ │ + bne 274d4 │ │ │ │ + vldr s15, [r2, #16] │ │ │ │ + vldr s14, [r3, #96] @ 0x60 │ │ │ │ + vadd.f32 s15, s15, s14 │ │ │ │ + vstr s15, [r3, #96] @ 0x60 │ │ │ │ + ldr r4, [pc, #-700] @ 27220 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 290b8 │ │ │ │ + beq 28fb8 │ │ │ │ add r2, r4, #1280 @ 0x500 │ │ │ │ vldr s1, [r2, #12] │ │ │ │ vcmpe.f32 s1, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bge 2907c │ │ │ │ - ldr r2, [pc, #-732] @ 27314 │ │ │ │ + bge 28f7c │ │ │ │ + ldr r2, [pc, #-736] @ 27224 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r2, #540] @ 0x21c │ │ │ │ cmp r1, #0 │ │ │ │ - beq 28d94 │ │ │ │ - vldr s14, [r2, #96] @ 0x60 │ │ │ │ - vneg.f32 s14, s14 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - vstr d7, [r4, #104] @ 0x68 │ │ │ │ - ldr r4, [pc, #-764] @ 27318 │ │ │ │ + beq 28cb8 │ │ │ │ + vldr s15, [r2, #96] @ 0x60 │ │ │ │ + vneg.f32 s15, s15 │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ + vstr d16, [r4, #104] @ 0x68 │ │ │ │ + ldr r4, [pc, #-768] @ 27228 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ - beq 29028 │ │ │ │ - ldr r2, [pc, #-780] @ 2731c │ │ │ │ + beq 28f28 │ │ │ │ + ldr r2, [pc, #-784] @ 2722c │ │ │ │ add r2, pc, r2 │ │ │ │ - vldr d7, [r2, #408] @ 0x198 │ │ │ │ - vcmp.f64 d7, #0.0 │ │ │ │ + vldr d16, [r2, #408] @ 0x198 │ │ │ │ + vcmp.f64 d16, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq 27684 │ │ │ │ - vcvt.f32.f64 s14, d7 │ │ │ │ + beq 27598 │ │ │ │ + vcvt.f32.f64 s15, d16 │ │ │ │ vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ - add r2, r3, #1120 @ 0x460 │ │ │ │ + ldr r2, [pc, #-736] @ 2727c │ │ │ │ + add r1, r3, #1120 @ 0x460 │ │ │ │ add r3, r3, #1136 @ 0x470 │ │ │ │ - mov r1, #4 │ │ │ │ - vdiv.f32 s15, s13, s14 │ │ │ │ - vstr s14, [r2, #12] │ │ │ │ - ldr r2, [pc, #-752] @ 2736c │ │ │ │ - vcvt.f64.f32 d6, s14 │ │ │ │ - ldr r2, [r6, r2] │ │ │ │ mov r0, #1 │ │ │ │ - vstr s14, [r2] │ │ │ │ - ldr r2, [pc, #-848] @ 27320 │ │ │ │ + vdiv.f32 s14, s13, s15 │ │ │ │ + vstr s15, [r1, #12] │ │ │ │ + vcvt.f64.f32 d17, s15 │ │ │ │ + ldr r2, [r6, r2] │ │ │ │ + mov r1, #4 │ │ │ │ + vstr s15, [r2] │ │ │ │ + ldr r2, [pc, #-852] @ 27230 │ │ │ │ + vcvt.f64.f32 d16, s14 │ │ │ │ add r2, pc, r2 │ │ │ │ - vcvt.f64.f32 d5, s15 │ │ │ │ - vstr s15, [r3] │ │ │ │ - vstr d6, [sp] │ │ │ │ - vstr d5, [sp, #8] │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r3, [pc, #-872] @ 27324 │ │ │ │ + vstr s14, [r3] │ │ │ │ + vstr d17, [sp] │ │ │ │ + vstr d16, [sp, #8] │ │ │ │ + bl b155c │ │ │ │ + ldr r3, [pc, #-876] @ 27234 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 276c0 │ │ │ │ - ldr r4, [pc, #-888] @ 27328 │ │ │ │ + beq 275d4 │ │ │ │ + ldr r4, [pc, #-892] @ 27238 │ │ │ │ mov r0, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [r4, #44] @ 0x2c │ │ │ │ - bl 74014 │ │ │ │ + bl 77250 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 284e0 │ │ │ │ + beq 28400 │ │ │ │ ldr r1, [r4, #40] @ 0x28 │ │ │ │ mov r0, #7 │ │ │ │ - bl 74014 │ │ │ │ + bl 77250 │ │ │ │ mov r0, #0 │ │ │ │ - bl 3ca58 │ │ │ │ - ldr r3, [pc, #-932] @ 2732c │ │ │ │ + bl 3d7ac │ │ │ │ + ldr r3, [pc, #-936] @ 2723c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #17 │ │ │ │ - beq 294a4 │ │ │ │ - ldr r3, [pc, #-952] @ 27330 │ │ │ │ + beq 293b4 │ │ │ │ + ldr r3, [pc, #-956] @ 27240 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #9 │ │ │ │ - beq 294b4 │ │ │ │ - ldr r2, [pc, #-972] @ 27334 │ │ │ │ + beq 293a4 │ │ │ │ + ldr r2, [pc, #-976] @ 27244 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, #28] │ │ │ │ cmp r3, #1 │ │ │ │ subgt r3, r3, #1 │ │ │ │ strgt r3, [r2, #28] │ │ │ │ - bgt 2771c │ │ │ │ + bgt 27630 │ │ │ │ mvneq r3, #0 │ │ │ │ streq r3, [r2, #28] │ │ │ │ - ldr r2, [pc, #-1004] @ 27338 │ │ │ │ + ldr r2, [pc, #-1008] @ 27248 │ │ │ │ mov r1, #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #1 │ │ │ │ - bl ab6e0 │ │ │ │ - bl 15a024 │ │ │ │ - ldr r3, [pc, #-1024] @ 2733c │ │ │ │ - ldr r4, [pc, #-1024] @ 27340 │ │ │ │ + ldr r4, [pc, #-1016] @ 2724c │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + bl 167ca4 │ │ │ │ + ldr r3, [pc, #-1028] @ 27250 │ │ │ │ + add r4, pc, r4 │ │ │ │ + vstr d9, [r4, #56] @ 0x38 │ │ │ │ + vstr d9, [r4, #64] @ 0x40 │ │ │ │ + vstr d9, [r4, #72] @ 0x48 │ │ │ │ add r3, pc, r3 │ │ │ │ + str r0, [r4, #544] @ 0x220 │ │ │ │ ldr r2, [r3, #1296] @ 0x510 │ │ │ │ - add r4, pc, r4 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r3, #1300] @ 0x514 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r4, #4] │ │ │ │ str r2, [r4, #12] │ │ │ │ mov r2, #8 │ │ │ │ - vstr d9, [r4, #56] @ 0x38 │ │ │ │ str r2, [r3, #92] @ 0x5c │ │ │ │ - vstr d9, [r4, #72] @ 0x48 │ │ │ │ - vstr d9, [r4, #64] @ 0x40 │ │ │ │ - str r0, [r4, #544] @ 0x220 │ │ │ │ - beq 2a2dc │ │ │ │ + beq 2a1f8 │ │ │ │ add r5, r3, #1312 @ 0x520 │ │ │ │ vldr d0, [r5, #-8] │ │ │ │ vcmp.f64 d0, d8 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne 28e0c │ │ │ │ - ldr r3, [pc, #-1104] @ 27344 │ │ │ │ + bne 28d30 │ │ │ │ + ldr r3, [pc, #-1108] @ 27254 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #1188] @ 0x4a4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 277a4 │ │ │ │ - bl cb554 │ │ │ │ - ldr r4, [pc, #-1124] @ 27348 │ │ │ │ + beq 276b8 │ │ │ │ + bl d2dec │ │ │ │ + ldr r4, [pc, #-1128] @ 27258 │ │ │ │ mov r5, #0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4, #1192] @ 0x4a8 │ │ │ │ str r5, [r4, #1188] @ 0x4a4 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - str r5, [r4, #1192] @ 0x4a8 │ │ │ │ ldr r3, [r0, #24] │ │ │ │ + str r5, [r4, #1192] @ 0x4a8 │ │ │ │ str r5, [r4, #1196] @ 0x4ac │ │ │ │ + str r5, [r4, #1200] @ 0x4b0 │ │ │ │ cmp r3, #9 │ │ │ │ strne r9, [sp, #56] @ 0x38 │ │ │ │ - str r5, [r4, #1200] @ 0x4b0 │ │ │ │ ldrne r9, [sp, #48] @ 0x30 │ │ │ │ - beq 294c4 │ │ │ │ - ldr r4, [pc, #-1180] @ 2734c │ │ │ │ + beq 293c4 │ │ │ │ + ldr r4, [pc, #-1184] @ 2725c │ │ │ │ add r4, pc, r4 │ │ │ │ - ldr r3, [pc, #-1184] @ 27350 │ │ │ │ + ldr r3, [pc, #-1188] @ 27260 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r3, #20] │ │ │ │ cmp r7, #0 │ │ │ │ - bne 29b88 │ │ │ │ - ldr r2, [pc, #-1200] @ 27354 │ │ │ │ + bne 29ab8 │ │ │ │ + ldr r2, [pc, #-1204] @ 27264 │ │ │ │ ldr r5, [r6, r2] │ │ │ │ ldr r2, [r5] │ │ │ │ cmp r2, #0 │ │ │ │ - bgt 284c0 │ │ │ │ - ldr r3, [pc, #-1216] @ 27358 │ │ │ │ + bgt 283e0 │ │ │ │ + ldr r3, [pc, #-1220] @ 27268 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #40] @ 0x28 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 284ec │ │ │ │ + beq 2840c │ │ │ │ ldr r3, [r3, #1288] @ 0x508 │ │ │ │ cmn r3, #2 │ │ │ │ - beq 2841c │ │ │ │ - ldr r3, [pc, #-1244] @ 2735c │ │ │ │ + beq 2833c │ │ │ │ + ldr r3, [pc, #-1248] @ 2726c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #52] @ 0x34 │ │ │ │ ldr r1, [r2, #84] @ 0x54 │ │ │ │ cmn r1, #2 │ │ │ │ - beq 27854 │ │ │ │ + beq 27768 │ │ │ │ ldr r1, [r3, #44] @ 0x2c │ │ │ │ cmp r1, #0 │ │ │ │ - beq 28dc4 │ │ │ │ - ldr r3, [pc, #-1276] @ 27360 │ │ │ │ + beq 28ce8 │ │ │ │ + ldr r3, [pc, #-1280] @ 27270 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #40] @ 0x28 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 2841c │ │ │ │ + bne 2833c │ │ │ │ ldr r3, [r3, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ - beq 28d5c │ │ │ │ - vldr s14, [r3, #64] @ 0x40 │ │ │ │ - ldr r8, [pc, #-1308] @ 27364 │ │ │ │ - ldr r2, [pc, #-1308] @ 27368 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r8, #88] @ 0x58 │ │ │ │ + beq 28cb0 │ │ │ │ + vldr s15, [r3, #64] @ 0x40 │ │ │ │ add r3, r3, #1120 @ 0x460 │ │ │ │ - cmp r0, #0 │ │ │ │ - vmul.f64 d7, d7, d10 │ │ │ │ - movgt r0, #1 │ │ │ │ - movle r0, #0 │ │ │ │ - ldr r1, [r3, #12] │ │ │ │ - str r0, [r9, #-28] @ 0xffffffe4 │ │ │ │ - ldr r2, [r6, r2] │ │ │ │ - vcvt.s32.f64 s14, d7 │ │ │ │ + ldr r8, [pc, #-1316] @ 27274 │ │ │ │ + ldr r1, [pc, #-1316] @ 27278 │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr ip, [r8, #88] @ 0x58 │ │ │ │ + ldr r2, [pc, #-1332] @ 2727c │ │ │ │ + vmul.f64 d16, d16, d10 │ │ │ │ ldr r5, [r8, #92] @ 0x5c │ │ │ │ - vstr s14, [r2] │ │ │ │ - ldr r2, [pc, #-1364] @ 2736c │ │ │ │ + cmp ip, #0 │ │ │ │ + movgt ip, #1 │ │ │ │ + movle ip, #0 │ │ │ │ + str ip, [r9, #-28] @ 0xffffffe4 │ │ │ │ + ldr r1, [r6, r1] │ │ │ │ + vcvt.s32.f64 s15, d16 │ │ │ │ + vstr s15, [r1] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ - str r1, [r2] │ │ │ │ - beq 290fc │ │ │ │ - ldr r2, [pc, #-1376] @ 27370 │ │ │ │ - ldr r1, [pc, #-1376] @ 27374 │ │ │ │ - ldr r3, [pc, #-1376] @ 27378 │ │ │ │ + str r0, [r2] │ │ │ │ + beq 28ffc │ │ │ │ + ldr r3, [pc, #-1380] @ 27280 │ │ │ │ + ldr r2, [pc, #-1380] @ 27284 │ │ │ │ + add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2] │ │ │ │ + str r2, [r3] │ │ │ │ + ldr r3, [pc, #-1392] @ 27288 │ │ │ │ ldr sl, [r6, r3] │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 27904 │ │ │ │ - ldr r3, [pc, #-1404] @ 2737c │ │ │ │ + beq 27818 │ │ │ │ + ldr r3, [pc, #-1408] @ 2728c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ blx r3 │ │ │ │ - ldr r3, [pc, #-1420] @ 27380 │ │ │ │ + ldr r3, [pc, #-1424] @ 27290 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 285a4 │ │ │ │ - ldr r8, [pc, #-1436] @ 27384 │ │ │ │ + bne 284c4 │ │ │ │ + ldr r8, [pc, #-1440] @ 27294 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [r8, #552] @ 0x228 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 27960 │ │ │ │ - bl 15a0b4 │ │ │ │ - ldr r3, [pc, #-1456] @ 27388 │ │ │ │ - vldr s14, [pc, #940] @ 27ce8 │ │ │ │ + beq 27874 │ │ │ │ + bl 167d30 │ │ │ │ + ldr r3, [pc, #-1460] @ 27298 │ │ │ │ + vldr s14, [pc, #944] @ 27c00 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1312 @ 0x520 │ │ │ │ vldr s15, [r3] │ │ │ │ ldr r3, [r8, #556] @ 0x22c │ │ │ │ vmul.f32 s15, s15, s14 │ │ │ │ + sub r3, r0, r3 │ │ │ │ vcvt.u32.f32 s15, s15 │ │ │ │ vmov r2, s15 │ │ │ │ - sub r3, r0, r3 │ │ │ │ cmp r3, r2 │ │ │ │ - bhi 28dfc │ │ │ │ + bhi 28d20 │ │ │ │ cmp r5, #0 │ │ │ │ - ble 28a20 │ │ │ │ - ldr r3, [pc, #896] @ 27cf0 │ │ │ │ - vldr s24, [pc, #888] @ 27cec │ │ │ │ + ble 2893c │ │ │ │ + ldr r3, [pc, #900] @ 27c08 │ │ │ │ + vldr s22, [pc, #892] @ 27c04 │ │ │ │ add r3, pc, r3 │ │ │ │ ldrsh r2, [r3, #88] @ 0x58 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 28cdc │ │ │ │ + beq 28c00 │ │ │ │ mov r5, #0 │ │ │ │ - ldr r8, [pc, #872] @ 27cf4 │ │ │ │ - ldr r3, [pc, #872] @ 27cf8 │ │ │ │ + ldr r8, [pc, #876] @ 27c0c │ │ │ │ + ldr r3, [pc, #876] @ 27c10 │ │ │ │ + ldr r2, [pc, #876] @ 27c14 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r8, #40] @ 0x28 │ │ │ │ - ldr r2, [pc, #864] @ 27cfc │ │ │ │ add r3, pc, r3 │ │ │ │ + vldr s23, [r8, #96] @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, #0 │ │ │ │ - vldr s25, [r8, #96] @ 0x60 │ │ │ │ str r2, [r3] │ │ │ │ - beq 28664 │ │ │ │ + beq 28588 │ │ │ │ ldr r3, [r3, #560] @ 0x230 │ │ │ │ ldr r1, [r8, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 28570 │ │ │ │ - bl 34704 │ │ │ │ - vldr d11, [r8, #104] @ 0x68 │ │ │ │ - vsub.f64 d11, d0, d11 │ │ │ │ - ldr r3, [pc, #812] @ 27d00 │ │ │ │ - vcmp.f64 d11, d8 │ │ │ │ + beq 28470 │ │ │ │ + bl 34e04 │ │ │ │ + vldr d12, [r8, #104] @ 0x68 │ │ │ │ + vsub.f64 d12, d0, d12 │ │ │ │ + ldr r3, [pc, #816] @ 27c18 │ │ │ │ + vcmp.f64 d12, d8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #44] @ 0x2c │ │ │ │ - vldr d7, [r3, #32] │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ + vldr d16, [r3, #32] │ │ │ │ moveq r3, #1 │ │ │ │ - vcmp.f64 d7, d8 │ │ │ │ movne r3, #0 │ │ │ │ + vcmp.f64 d16, d8 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ orreq r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 2859c │ │ │ │ - ldr r3, [pc, #764] @ 27d04 │ │ │ │ - vmov.f64 d6, #96 @ 0x3f000000 0.5 │ │ │ │ + bne 28468 │ │ │ │ + ldr r3, [pc, #768] @ 27c1c │ │ │ │ + vmov.f64 d17, #96 @ 0x3f000000 0.5 │ │ │ │ add r3, pc, r3 │ │ │ │ vldr s26, [r3, #96] @ 0x60 │ │ │ │ vcvt.f64.f32 d13, s26 │ │ │ │ - vsub.f64 d13, d11, d13 │ │ │ │ - vsub.f64 d13, d13, d7 │ │ │ │ - vcmpe.f64 d13, d6 │ │ │ │ + vsub.f64 d13, d12, d13 │ │ │ │ + vsub.f64 d13, d13, d16 │ │ │ │ + vcmpe.f64 d13, d17 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble 27a84 │ │ │ │ + ble 27998 │ │ │ │ ldr r2, [r3, #12] │ │ │ │ cmp r2, #50 @ 0x32 │ │ │ │ - ble 27a40 │ │ │ │ + ble 27954 │ │ │ │ ldr r2, [r3, #568] @ 0x238 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 29da4 │ │ │ │ - ldr r3, [pc, #704] @ 27d08 │ │ │ │ + beq 29cc0 │ │ │ │ + ldr r3, [pc, #708] @ 27c20 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 27a84 │ │ │ │ - ldr sl, [pc, #688] @ 27d0c │ │ │ │ - vmov.f32 s12, #190 @ 0xc1f00000 -30.0 │ │ │ │ + beq 27998 │ │ │ │ + ldr sl, [pc, #692] @ 27c24 │ │ │ │ + vmov.f32 s15, #190 @ 0xc1f00000 -30.0 │ │ │ │ + ldr r8, [pc, #688] @ 27c28 │ │ │ │ add sl, pc, sl │ │ │ │ - vldr s15, [sl, #96] @ 0x60 │ │ │ │ - ldr r8, [pc, #676] @ 27d10 │ │ │ │ - vsub.f32 s12, s12, s15 │ │ │ │ + vldr s14, [sl, #96] @ 0x60 │ │ │ │ add r8, pc, r8 │ │ │ │ - vldr d7, [r8, #104] @ 0x68 │ │ │ │ - vcvt.f64.f32 d6, s12 │ │ │ │ - vcmpe.f64 d7, d6 │ │ │ │ + vldr d17, [r8, #104] @ 0x68 │ │ │ │ + vsub.f32 s15, s15, s14 │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ + vcmpe.f64 d17, d16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi 29b24 │ │ │ │ - ldr r3, [pc, #648] @ 27d14 │ │ │ │ + bmi 29a54 │ │ │ │ + ldr r3, [pc, #652] @ 27c2c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #560] @ 0x230 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 28548 │ │ │ │ - vldr d7, [pc, #568] @ 27cd8 │ │ │ │ - vmul.f64 d7, d13, d7 │ │ │ │ - ldr r3, [pc, #624] @ 27d18 │ │ │ │ - add r3, pc, r3 │ │ │ │ - vldr s11, [r3, #108] @ 0x6c │ │ │ │ - vneg.f32 s12, s11 │ │ │ │ - vcvt.f64.f32 d6, s12 │ │ │ │ - vcmpe.f64 d6, d7 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bgt 27ad0 │ │ │ │ - vcvt.f64.f32 d6, s11 │ │ │ │ - vcmpe.f64 d7, d6 │ │ │ │ + beq 2849c │ │ │ │ + vldr d16, [pc, #572] @ 27bf0 │ │ │ │ + vmul.f64 d16, d13, d16 │ │ │ │ + ldr r3, [pc, #628] @ 27c30 │ │ │ │ + add r3, pc, r3 │ │ │ │ + vldr s14, [r3, #108] @ 0x6c │ │ │ │ + vneg.f32 s15, s14 │ │ │ │ + vcvt.f64.f32 d17, s15 │ │ │ │ + vcmpe.f64 d17, d16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bgt 279e4 │ │ │ │ + vcvt.f64.f32 d17, s14 │ │ │ │ + vcmpe.f64 d16, d17 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - vmovle.f64 d6, d7 │ │ │ │ + vselgt.f64 d17, d17, d16 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ - vldr s14, [r3] │ │ │ │ - vcmpe.f32 s14, #0.0 │ │ │ │ + vldr s15, [r3] │ │ │ │ + vcmpe.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bge 27b04 │ │ │ │ + bge 27a18 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ - vldr d5, [pc, #496] @ 27ce0 │ │ │ │ + vldr d18, [pc, #500] @ 27bf8 │ │ │ │ ldr r3, [r3, #44] @ 0x2c │ │ │ │ add r3, r3, #1136 @ 0x470 │ │ │ │ - vldr s14, [r3] │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - vmul.f64 d7, d7, d5 │ │ │ │ - vcvt.f32.f64 s14, d7 │ │ │ │ - ldr r3, [pc, #528] @ 27d1c │ │ │ │ - cmp r5, #0 │ │ │ │ - add r3, pc, r3 │ │ │ │ - vstr s14, [r3, #108] @ 0x6c │ │ │ │ - bne 27b40 │ │ │ │ - vldr s14, [r3, #104] @ 0x68 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - vadd.f64 d7, d7, d6 │ │ │ │ - vcvt.f32.f64 s14, d7 │ │ │ │ - vstr s14, [r3, #104] @ 0x68 │ │ │ │ - ldr r3, [pc, #492] @ 27d20 │ │ │ │ - add r3, pc, r3 │ │ │ │ - vldr d7, [r3, #104] @ 0x68 │ │ │ │ - vadd.f64 d7, d7, d6 │ │ │ │ - vstr d7, [r3, #104] @ 0x68 │ │ │ │ - ldr r3, [pc, #476] @ 27d24 │ │ │ │ + vldr s15, [r3] │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ + vmul.f64 d16, d16, d18 │ │ │ │ + vcvt.f32.f64 s15, d16 │ │ │ │ + ldr r3, [pc, #532] @ 27c34 │ │ │ │ + cmp r5, #0 │ │ │ │ + add r3, pc, r3 │ │ │ │ + vstr s15, [r3, #108] @ 0x6c │ │ │ │ + bne 27a54 │ │ │ │ + vldr s15, [r3, #104] @ 0x68 │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ + vadd.f64 d16, d16, d17 │ │ │ │ + vcvt.f32.f64 s15, d16 │ │ │ │ + vstr s15, [r3, #104] @ 0x68 │ │ │ │ + ldr r3, [pc, #496] @ 27c38 │ │ │ │ + add r3, pc, r3 │ │ │ │ + vldr d16, [r3, #104] @ 0x68 │ │ │ │ + vadd.f64 d16, d16, d17 │ │ │ │ + vstr d16, [r3, #104] @ 0x68 │ │ │ │ + ldr r3, [pc, #480] @ 27c3c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #548] @ 0x224 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 28cec │ │ │ │ - ldr r3, [pc, #460] @ 27d28 │ │ │ │ + beq 28c60 │ │ │ │ + ldr r3, [pc, #464] @ 27c40 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #464] @ 0x1d0 │ │ │ │ cmp r2, #0 │ │ │ │ - ble 27ba4 │ │ │ │ + ble 27ab8 │ │ │ │ ldr r1, [r3, #80] @ 0x50 │ │ │ │ cmp r2, r1 │ │ │ │ - ldr r2, [pc, #436] @ 27d2c │ │ │ │ + ldr r2, [pc, #440] @ 27c44 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ - ble 28684 │ │ │ │ - vcmpe.f32 s24, #0.0 │ │ │ │ + ble 285a8 │ │ │ │ + vcmpe.f32 s22, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ addgt r1, r1, #1 │ │ │ │ strgt r1, [r3, #80] @ 0x50 │ │ │ │ - ble 293e0 │ │ │ │ - ldr r3, [pc, #404] @ 27d30 │ │ │ │ + ble 292e0 │ │ │ │ + ldr r3, [pc, #408] @ 27c48 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #44] @ 0x2c │ │ │ │ - bl c8c34 │ │ │ │ - ldr r2, [pc, #392] @ 27d34 │ │ │ │ + bl d0320 │ │ │ │ + ldr r2, [pc, #396] @ 27c4c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, #1300] @ 0x514 │ │ │ │ cmp r3, #0 │ │ │ │ - blt 28520 │ │ │ │ + blt 28440 │ │ │ │ cmp r5, #0 │ │ │ │ - bne 27c04 │ │ │ │ + bne 27b18 │ │ │ │ ldr r1, [r9, #-28] @ 0xffffffe4 │ │ │ │ cmp r1, #0 │ │ │ │ - beq 27be0 │ │ │ │ + beq 27af4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r2, #1300] @ 0x514 │ │ │ │ movle r3, #1 │ │ │ │ strle r3, [r2, #20] │ │ │ │ - ldr r5, [pc, #336] @ 27d38 │ │ │ │ + ldr r5, [pc, #340] @ 27c50 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ mov r0, r5 │ │ │ │ vldr d0, [r3, #32] │ │ │ │ - bl 36384 │ │ │ │ + bl 36bd0 │ │ │ │ cmp r0, #0 │ │ │ │ movne r3, #1 │ │ │ │ strne r3, [r5, #20] │ │ │ │ - ldr r5, [pc, #304] @ 27d3c │ │ │ │ + ldr r5, [pc, #308] @ 27c54 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r5, #32] │ │ │ │ ldr r3, [r0, #24] │ │ │ │ cmp r3, #9 │ │ │ │ - beq 28770 │ │ │ │ - ldr r2, [pc, #284] @ 27d40 │ │ │ │ - ldr r3, [pc, #284] @ 27d44 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r2, #4] │ │ │ │ + beq 28870 │ │ │ │ + ldr r3, [pc, #288] @ 27c58 │ │ │ │ + ldr r1, [pc, #288] @ 27c5c │ │ │ │ + ldr r2, [pc, #288] @ 27c60 │ │ │ │ add r3, pc, r3 │ │ │ │ - cmp r1, #2 │ │ │ │ - ldr r1, [pc, #268] @ 27d48 │ │ │ │ add r1, pc, r1 │ │ │ │ + add r2, pc, r2 │ │ │ │ str r1, [r3] │ │ │ │ - beq 28834 │ │ │ │ - ldr r5, [pc, #256] @ 27d4c │ │ │ │ + ldr r3, [r2, #4] │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 28684 │ │ │ │ + ldr r5, [pc, #260] @ 27c64 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r5, #584] @ 0x248 │ │ │ │ ldr r1, [r5, #588] @ 0x24c │ │ │ │ cmp r0, #1 │ │ │ │ sbcs r3, r1, #0 │ │ │ │ - blt 27c84 │ │ │ │ - ldr r3, [pc, #232] @ 27d50 │ │ │ │ + blt 27b98 │ │ │ │ + ldr r3, [pc, #236] @ 27c68 │ │ │ │ mov r2, #5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #4] │ │ │ │ - blx 1c6ccc │ │ │ │ - vldr s14, [r5, #572] @ 0x23c │ │ │ │ + blx 1d8f14 │ │ │ │ vmov s15, r0 │ │ │ │ + vldr s14, [r5, #572] @ 0x23c │ │ │ │ vadd.f32 s15, s15, s14 │ │ │ │ vstr s15, [r5, #572] @ 0x23c │ │ │ │ - ldr r5, [pc, #200] @ 27d54 │ │ │ │ + ldr r5, [pc, #204] @ 27c6c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, #84] @ 0x54 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 27ed8 │ │ │ │ - ldr r1, [pc, #184] @ 27d58 │ │ │ │ + beq 27df0 │ │ │ │ + ldr r1, [pc, #188] @ 27c70 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [r1, #44] @ 0x2c │ │ │ │ cmp r8, #0 │ │ │ │ - beq 2947c │ │ │ │ + beq 2937c │ │ │ │ ldrsh r2, [r5, #88] @ 0x58 │ │ │ │ vldr d11, [r8, #32] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 27e88 │ │ │ │ + beq 27da0 │ │ │ │ mov r2, #0 │ │ │ │ - strh r2, [r1, #116] @ 0x74 │ │ │ │ mov r0, r2 │ │ │ │ - mov r1, r2 │ │ │ │ - str r3, [r5, #92] @ 0x5c │ │ │ │ strh r2, [r5, #88] @ 0x58 │ │ │ │ - b 27e20 │ │ │ │ + str r3, [r5, #92] @ 0x5c │ │ │ │ + strh r2, [r1, #116] @ 0x74 │ │ │ │ + mov r1, r2 │ │ │ │ + b 27d38 │ │ │ │ + nop {0} │ │ │ │ andge r0, r0, r0 │ │ │ │ svccc 0x00b99999 │ │ │ │ ldmibls r9, {r1, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ svccc 0x00b99999 │ │ │ │ ldrbtmi r0, [sl], #-0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - eorseq r0, r2, r8, ror #29 │ │ │ │ - eorseq r8, r1, ip, lsr #13 │ │ │ │ - eorseq r0, r2, r0, asr #29 │ │ │ │ - andseq r1, sl, ip, asr sp │ │ │ │ - eorseq r8, r1, r4, ror #12 │ │ │ │ - eorseq r0, r2, r0, asr lr │ │ │ │ - andeq r1, r0, r0, lsl r9 │ │ │ │ - ldrshteq r0, [r2], -ip │ │ │ │ - eorseq r8, r1, ip, asr #11 │ │ │ │ - ldrsbteq r0, [r2], -r0 │ │ │ │ - ldrhteq r0, [r2], -r4 │ │ │ │ - eorseq r0, r2, ip, asr #26 │ │ │ │ - eorseq r8, r1, r8, lsl #10 │ │ │ │ - eorseq r0, r2, r4, lsl sp │ │ │ │ - eorseq r0, r2, r0, lsl #26 │ │ │ │ - andseq r1, sl, r4, lsl #31 │ │ │ │ - eorseq r8, r1, r0, lsr #9 │ │ │ │ - mlaseq r1, r0, r4, r8 │ │ │ │ - eorseq r8, r1, r4, asr r4 │ │ │ │ - eorseq r8, r1, r0, lsr r4 │ │ │ │ - eorseq r8, r1, r4, lsl r4 │ │ │ │ - eorseq r0, r2, ip, lsr #24 │ │ │ │ - andseq r0, sl, r0, asr #2 │ │ │ │ - eorseq r0, r2, r0, lsl ip │ │ │ │ - ldrsbteq r8, [r1], -r0 │ │ │ │ - ldrsbteq r0, [r2], -r0 │ │ │ │ - mlaseq r1, ip, r3, r8 │ │ │ │ - eorseq r0, r2, r8, lsl sl │ │ │ │ - eorseq r8, r1, r4, ror #3 │ │ │ │ - ldrsbteq r8, [r1], -r8 │ │ │ │ - eorseq r0, r2, ip, asr #19 │ │ │ │ - mlaseq r2, r0, r9, r0 │ │ │ │ - eorseq r0, r2, r8, ror r9 │ │ │ │ - andseq r1, sl, r4, lsl sp │ │ │ │ - andeq r1, r0, ip, ror #17 │ │ │ │ - eorseq r8, r1, r0, lsl #1 │ │ │ │ - eorseq r8, r1, r4, rrx │ │ │ │ - eorseq r8, r1, r8, asr #32 │ │ │ │ - eorseq r8, r1, r4, lsr #32 │ │ │ │ - ldrshteq r7, [r1], -ip │ │ │ │ - eorseq r7, r1, r4, asr #31 │ │ │ │ - eorseq r7, r1, r8, lsr #31 │ │ │ │ - eorseq r0, r2, r4, asr #15 │ │ │ │ - eorseq r0, r2, r0, lsl #15 │ │ │ │ - eorseq r0, r2, ip, ror #14 │ │ │ │ - eorseq r0, r2, ip, asr #14 │ │ │ │ - eorseq r7, r1, ip, lsl pc │ │ │ │ - ldrshteq r7, [r1], -r8 │ │ │ │ - ldrhteq r7, [r1], -ip │ │ │ │ - eorseq r0, r2, r8, asr #13 │ │ │ │ - ldrsheq r1, [sl], -r8 │ │ │ │ - ldrsheq r1, [sl], -r0 │ │ │ │ - eorseq r7, r1, r0, asr lr │ │ │ │ - eorseq r7, r1, r8, lsr lr │ │ │ │ - eorseq r7, r1, ip, lsl lr │ │ │ │ - eorseq r0, r2, r4, lsr #12 │ │ │ │ - ldrsbteq r7, [r1], -ip │ │ │ │ - eorseq r0, r2, ip, ror #11 │ │ │ │ - eorseq r7, r1, r8, lsr #27 │ │ │ │ - eorseq r0, r2, ip, lsl #11 │ │ │ │ - eorseq r0, r2, ip, ror #10 │ │ │ │ - eorseq r7, r1, r8, lsr sp │ │ │ │ - vldr s12, [r3, #4] │ │ │ │ - vcvt.f64.f32 d6, s12 │ │ │ │ - vcmpe.f64 d11, d6 │ │ │ │ + ldrsbteq r0, [r4], -r4 │ │ │ │ + mlaseq r3, r4, r7, r8 │ │ │ │ + eorseq r0, r4, ip, lsr #31 │ │ │ │ + mulseq fp, r4, r0 │ │ │ │ + eorseq r8, r3, r0, asr r7 │ │ │ │ + eorseq r0, r4, ip, lsr pc │ │ │ │ + strdeq r1, [r0], -ip │ │ │ │ + eorseq r0, r4, r4, ror #29 │ │ │ │ + ldrhteq r8, [r3], -ip │ │ │ │ + ldrhteq r0, [r4], -ip │ │ │ │ + eorseq r0, r4, r0, lsr #29 │ │ │ │ + eorseq r0, r4, r8, lsr lr │ │ │ │ + ldrshteq r8, [r3], -r4 │ │ │ │ + eorseq r0, r4, r0, lsl #28 │ │ │ │ + eorseq r0, r4, ip, ror #27 │ │ │ │ + andseq r4, fp, r0, asr #5 │ │ │ │ + eorseq r8, r3, ip, lsl #11 │ │ │ │ + eorseq r8, r3, ip, ror r5 │ │ │ │ + eorseq r8, r3, r0, asr #10 │ │ │ │ + eorseq r8, r3, ip, lsl r5 │ │ │ │ + eorseq r0, r4, ip, lsl sp │ │ │ │ + andseq r2, fp, r8, lsl #9 │ │ │ │ + ldrshteq r8, [r3], -r4 │ │ │ │ + ldrshteq r0, [r4], -ip │ │ │ │ + ldrhteq r8, [r3], -ip │ │ │ │ + ldrhteq r0, [r4], -ip │ │ │ │ + eorseq r8, r3, r8, lsl #9 │ │ │ │ + eorseq r0, r4, r0, lsl #22 │ │ │ │ + eorseq r8, r3, ip, asr #5 │ │ │ │ + eorseq r8, r3, r0, asr #5 │ │ │ │ + ldrhteq r0, [r4], -r4 │ │ │ │ + eorseq r0, r4, r8, ror sl │ │ │ │ + eorseq r0, r4, r0, ror #20 │ │ │ │ + andseq r4, fp, ip, asr #32 │ │ │ │ + ldrdeq r1, [r0], -r8 │ │ │ │ + eorseq r8, r3, r8, ror #2 │ │ │ │ + eorseq r8, r3, ip, asr #2 │ │ │ │ + eorseq r8, r3, r0, lsr r1 │ │ │ │ + eorseq r8, r3, ip, lsl #2 │ │ │ │ + eorseq r8, r3, r0, ror #1 │ │ │ │ + eorseq r8, r3, ip, lsr #1 │ │ │ │ + eorseq r8, r3, ip, lsl #1 │ │ │ │ + eorseq r0, r4, r8, lsr #17 │ │ │ │ + eorseq r0, r4, r4, ror #16 │ │ │ │ + eorseq r0, r4, r0, asr r8 │ │ │ │ + eorseq r0, r4, ip, lsr #16 │ │ │ │ + ldrshteq r7, [r3], -ip │ │ │ │ + ldrsbteq r7, [r3], -r4 │ │ │ │ + eorseq r7, r3, r0, lsr #31 │ │ │ │ + eorseq r0, r4, ip, lsr #15 │ │ │ │ + andseq r3, fp, r8, lsr #8 │ │ │ │ + andseq r3, fp, ip, lsl r4 │ │ │ │ + eorseq r7, r3, r4, lsr pc │ │ │ │ + eorseq r7, r3, ip, lsl pc │ │ │ │ + eorseq r7, r3, r0, lsl #30 │ │ │ │ + eorseq r0, r4, r8, lsl #14 │ │ │ │ + eorseq r7, r3, r0, asr #29 │ │ │ │ + ldrsbteq r0, [r4], -r0 │ │ │ │ + eorseq r7, r3, ip, lsl #29 │ │ │ │ + eorseq r0, r4, ip, ror #12 │ │ │ │ + eorseq r0, r4, ip, asr #12 │ │ │ │ + eorseq r7, r3, r8, lsl lr │ │ │ │ + vldr s15, [r3, #4] │ │ │ │ + vcvt.f64.f32 d17, s15 │ │ │ │ + vcmpe.f64 d11, d17 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bls 28e2c │ │ │ │ + bls 28d50 │ │ │ │ ldrsh r2, [r3, #12] │ │ │ │ ldr r3, [r3, #16] │ │ │ │ cmp r2, #1 │ │ │ │ moveq r0, r2 │ │ │ │ eoreq r1, r1, #1 │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ - beq 29004 │ │ │ │ + beq 28ec0 │ │ │ │ mov fp, r3 │ │ │ │ - vldr s14, [r3] │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - vcmpe.f64 d11, d7 │ │ │ │ + vldr s15, [r3] │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ + vcmpe.f64 d11, d16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bpl 27de8 │ │ │ │ + bpl 27d00 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 27e48 │ │ │ │ - ldr r3, [pc, #-232] @ 27d5c │ │ │ │ + beq 27d60 │ │ │ │ + ldr r3, [pc, #-232] @ 27c74 │ │ │ │ add r3, pc, r3 │ │ │ │ str fp, [r3, #92] @ 0x5c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 27e5c │ │ │ │ - ldr r3, [pc, #-248] @ 27d60 │ │ │ │ + beq 27d74 │ │ │ │ + ldr r3, [pc, #-248] @ 27c78 │ │ │ │ add r3, pc, r3 │ │ │ │ strh r1, [r3, #116] @ 0x74 │ │ │ │ - ldr r0, [pc, #-256] @ 27d64 │ │ │ │ + ldr r0, [pc, #-256] @ 27c7c │ │ │ │ add r0, pc, r0 │ │ │ │ ldrh r2, [r0, #116] @ 0x74 │ │ │ │ ldrh r3, [r0, #118] @ 0x76 │ │ │ │ orr r3, r3, r2 │ │ │ │ ldr r2, [r0, #72] @ 0x48 │ │ │ │ sxth r3, r3 │ │ │ │ cmp r3, r2 │ │ │ │ - beq 27e88 │ │ │ │ + beq 27da0 │ │ │ │ add r0, r0, #60 @ 0x3c │ │ │ │ - bl 33aa4 │ │ │ │ - ldr r2, [pc, #-296] @ 27d68 │ │ │ │ + bl 340a4 │ │ │ │ + ldr r2, [pc, #-296] @ 27c80 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ - beq 27ed8 │ │ │ │ - vldr s14, [r3] │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - vcmpe.f64 d11, d7 │ │ │ │ + beq 27df0 │ │ │ │ + vldr s15, [r3] │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ + vcmpe.f64 d11, d16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - blt 27ed8 │ │ │ │ + blt 27df0 │ │ │ │ ldrsh r1, [r3, #12] │ │ │ │ cmp r1, #0 │ │ │ │ - beq 29414 │ │ │ │ + beq 29314 │ │ │ │ cmp r1, #1 │ │ │ │ - beq 295c0 │ │ │ │ - ldr r3, [pc, #-352] @ 27d6c │ │ │ │ + beq 29568 │ │ │ │ + ldr r3, [pc, #-352] @ 27c84 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #92] @ 0x5c │ │ │ │ ldr r2, [r2, #16] │ │ │ │ str r2, [r3, #92] @ 0x5c │ │ │ │ - ldr r3, [pc, #-368] @ 27d70 │ │ │ │ - ldr r2, [pc, #-368] @ 27d74 │ │ │ │ + ldr r3, [pc, #-368] @ 27c88 │ │ │ │ + ldr r2, [pc, #-368] @ 27c8c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ - b 27f08 │ │ │ │ + b 27e20 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b1d0 │ │ │ │ + bl 3be30 │ │ │ │ cmp r7, #2 │ │ │ │ - beq 27f74 │ │ │ │ + beq 27e8c │ │ │ │ cmp r7, #0 │ │ │ │ - bne 28214 │ │ │ │ + bne 28130 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r2 │ │ │ │ - bl 3b2d8 │ │ │ │ + bl 3bf78 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 28214 │ │ │ │ + beq 28130 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f918 │ │ │ │ + bl 2fd7c │ │ │ │ ldr r3, [r5] │ │ │ │ - cmp r3, #39 @ 0x27 │ │ │ │ mov r7, r0 │ │ │ │ - bne 27ef0 │ │ │ │ - ldr r3, [pc, #-460] @ 27d78 │ │ │ │ + cmp r3, #39 @ 0x27 │ │ │ │ + bne 27e08 │ │ │ │ + ldr r3, [pc, #-460] @ 27c90 │ │ │ │ ldr r8, [r6, r3] │ │ │ │ ldr r0, [r8] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [r5, #36] @ 0x24 │ │ │ │ - bl 21f74 │ │ │ │ + bl 21edc │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r8] │ │ │ │ - beq 2a860 │ │ │ │ - bl 35724 │ │ │ │ + beq 2a478 │ │ │ │ + bl 35ee4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b1d0 │ │ │ │ + bl 3be30 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 27f00 │ │ │ │ + bne 27e18 │ │ │ │ ldr r9, [sp, #56] @ 0x38 │ │ │ │ - b 26c9c │ │ │ │ - vldr s12, [r3] │ │ │ │ - vldr s14, [r3, #4] │ │ │ │ - vcvt.f64.f32 d6, s12 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - vadd.f64 d6, d6, d5 │ │ │ │ - vadd.f64 d7, d7, d5 │ │ │ │ - vcvt.f32.f64 s12, d6 │ │ │ │ - vcvt.f32.f64 s14, d7 │ │ │ │ - vstr s12, [r3] │ │ │ │ - vstr s14, [r3, #4] │ │ │ │ + b 26bd0 │ │ │ │ + vldr s14, [r3] │ │ │ │ + vldr s15, [r3, #4] │ │ │ │ + vcvt.f64.f32 d17, s14 │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ + vadd.f64 d17, d17, d18 │ │ │ │ + vadd.f64 d16, d16, d18 │ │ │ │ + vcvt.f32.f64 s14, d17 │ │ │ │ + vcvt.f32.f64 s15, d16 │ │ │ │ + vstr s14, [r3] │ │ │ │ + vstr s15, [r3, #4] │ │ │ │ ldr r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 27f7c │ │ │ │ - b 273e4 │ │ │ │ - ldr r3, [pc, #-576] @ 27d7c │ │ │ │ + bne 27e94 │ │ │ │ + b 272f4 │ │ │ │ + ldr r3, [pc, #-576] @ 27c94 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #44] @ 0x2c │ │ │ │ add r3, r3, #1120 @ 0x460 │ │ │ │ vldr s0, [r3, #12] │ │ │ │ - bl 16ec88 │ │ │ │ - b 273a4 │ │ │ │ - ldr r3, [pc, #-600] @ 27d80 │ │ │ │ + bl 17dd2c │ │ │ │ + b 272b4 │ │ │ │ + ldr r3, [pc, #-600] @ 27c98 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #44] @ 0x2c │ │ │ │ add r3, r3, #1120 @ 0x460 │ │ │ │ vldr s0, [r3, #12] │ │ │ │ - bl 16f1fc │ │ │ │ - b 273a4 │ │ │ │ - ldr r3, [pc, #-624] @ 27d84 │ │ │ │ + bl 17d748 │ │ │ │ + b 272b4 │ │ │ │ + ldr r3, [pc, #-624] @ 27c9c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #44] @ 0x2c │ │ │ │ add r3, r3, #1120 @ 0x460 │ │ │ │ vldr s0, [r3, #12] │ │ │ │ - bl 16e62c │ │ │ │ - b 273a4 │ │ │ │ - bl 16e4ac │ │ │ │ - b 273a4 │ │ │ │ - ldr r3, [pc, #-656] @ 27d88 │ │ │ │ + bl 17d08c │ │ │ │ + b 272b4 │ │ │ │ + bl 17cee8 │ │ │ │ + b 272b4 │ │ │ │ + ldr r3, [pc, #-656] @ 27ca0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #44] @ 0x2c │ │ │ │ add r3, r3, #1120 @ 0x460 │ │ │ │ vldr s0, [r3, #12] │ │ │ │ - bl 16e964 │ │ │ │ - b 273a4 │ │ │ │ - ldr r4, [pc, #-680] @ 27d8c │ │ │ │ + bl 17d3f0 │ │ │ │ + b 272b4 │ │ │ │ + ldr r4, [pc, #-680] @ 27ca4 │ │ │ │ cmp ip, #3 │ │ │ │ mvnne r1, #0 │ │ │ │ moveq r1, #1 │ │ │ │ - add r4, pc, r4 │ │ │ │ cmp r0, #0 │ │ │ │ + add r4, pc, r4 │ │ │ │ str r1, [r4, #20] │ │ │ │ - beq 28088 │ │ │ │ + beq 27fa4 │ │ │ │ mov r2, #0 │ │ │ │ - bl af750 │ │ │ │ + bl b59ac │ │ │ │ cmp r0, #1 │ │ │ │ streq r0, [r4, #20] │ │ │ │ - beq 28088 │ │ │ │ + beq 27fa4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl af080 │ │ │ │ + bl b5248 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #16] │ │ │ │ - ldr r3, [pc, #-744] @ 27d90 │ │ │ │ + ldr r3, [pc, #-744] @ 27ca8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #20] │ │ │ │ cmp r2, #0 │ │ │ │ - moveq r2, #1 │ │ │ │ - streq r2, [r3, #20] │ │ │ │ - ldr r7, [pc, #-764] @ 27d94 │ │ │ │ - ldr r5, [pc, #-764] @ 27d98 │ │ │ │ + bne 27fa4 │ │ │ │ + mov r2, #1 │ │ │ │ + str r2, [r3, #20] │ │ │ │ + ldr r7, [pc, #-768] @ 27cac │ │ │ │ + ldr r5, [pc, #-768] @ 27cb0 │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, pc, r5 │ │ │ │ - b 280c8 │ │ │ │ + b 27fe4 │ │ │ │ ldr r1, [r7, #20] │ │ │ │ - bl af968 │ │ │ │ + bl b5bf4 │ │ │ │ cmp r0, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [r5, #44] @ 0x2c │ │ │ │ - bne 29a9c │ │ │ │ + bne 299cc │ │ │ │ + mov r2, r0 │ │ │ │ ldrd r0, [r7, #16] │ │ │ │ - mov r2, r4 │ │ │ │ - bl af284 │ │ │ │ + bl b5490 │ │ │ │ cmp r0, #1 │ │ │ │ - bne 29ac4 │ │ │ │ + bne 29a04 │ │ │ │ ldr r0, [r7, #16] │ │ │ │ cmp r0, #0 │ │ │ │ - bne 2809c │ │ │ │ - ldr r3, [pc, #-832] @ 27d9c │ │ │ │ + bne 27fb8 │ │ │ │ + ldr r3, [pc, #-836] @ 27cb4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 29d04 │ │ │ │ - ldr r2, [pc, #-848] @ 27da0 │ │ │ │ + bne 29c20 │ │ │ │ + ldr r2, [pc, #-852] @ 27cb8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r2, #476] @ 0x1dc │ │ │ │ cmp r1, #0 │ │ │ │ - beq 2a2d4 │ │ │ │ + beq 2a1f0 │ │ │ │ cmp r3, #0 │ │ │ │ streq r3, [r2, #44] @ 0x2c │ │ │ │ - ldr r3, [pc, #-872] @ 27da4 │ │ │ │ - movw r1, #65403 @ 0xff7b │ │ │ │ + ldr r3, [pc, #-876] @ 27cbc │ │ │ │ + mov r1, #0 │ │ │ │ + movw r0, #65402 @ 0xff7a │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #448] @ 0x1c0 │ │ │ │ - ldr r3, [pc, #-884] @ 27da8 │ │ │ │ - cmp r2, #0 │ │ │ │ + ldr r3, [pc, #-892] @ 27cc0 │ │ │ │ + cmp r2, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ - movw r0, #65402 @ 0xff7a │ │ │ │ - mov r2, #0 │ │ │ │ - moveq r0, r1 │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bl 375e8 │ │ │ │ - b 25f58 │ │ │ │ - ldr r4, [pc, #-916] @ 27dac │ │ │ │ + str r1, [r3, #20] │ │ │ │ + movw r3, #65403 @ 0xff7b │ │ │ │ + moveq r0, r3 │ │ │ │ + bl 37f80 │ │ │ │ + b 25e94 │ │ │ │ + ldr r4, [pc, #-920] @ 27cc4 │ │ │ │ cmp ip, #1 │ │ │ │ - add r4, pc, r4 │ │ │ │ + mov r2, #0 │ │ │ │ mvnne ip, #0 │ │ │ │ + add r4, pc, r4 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ - mov r2, #0 │ │ │ │ str ip, [r4, #20] │ │ │ │ - bl af284 │ │ │ │ + bl b5490 │ │ │ │ cmp r0, #1 │ │ │ │ streq r0, [r4, #20] │ │ │ │ - beq 28174 │ │ │ │ + beq 28090 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl af080 │ │ │ │ + bl b5248 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #16] │ │ │ │ - ldr r3, [pc, #-972] @ 27db0 │ │ │ │ + ldr r3, [pc, #-976] @ 27cc8 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #24] │ │ │ │ - b 28070 │ │ │ │ - ldr r5, [pc, #-988] @ 27db4 │ │ │ │ - ldr r3, [pc, #-988] @ 27db8 │ │ │ │ + b 27f88 │ │ │ │ + ldr r5, [pc, #-992] @ 27ccc │ │ │ │ + ldr r3, [pc, #-992] @ 27cd0 │ │ │ │ add r5, pc, r5 │ │ │ │ - add r3, pc, r3 │ │ │ │ ldr r0, [r5, #44] @ 0x2c │ │ │ │ + add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - bl aae84 │ │ │ │ - ldr r2, [pc, #-1008] @ 27dbc │ │ │ │ - mov r1, #6 │ │ │ │ - add r2, pc, r2 │ │ │ │ + bl b0ca0 │ │ │ │ + ldr r2, [pc, #-1012] @ 27cd4 │ │ │ │ mov r3, r0 │ │ │ │ + mov r1, #6 │ │ │ │ mov r0, #1 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ ldr r3, [r5, #508] @ 0x1fc │ │ │ │ cmp r3, #0 │ │ │ │ - beq 2a0d8 │ │ │ │ - ldr r1, [r5, #48] @ 0x30 │ │ │ │ + beq 29ff4 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl b209c │ │ │ │ - bl 34ae8 │ │ │ │ + ldr r1, [r5, #48] @ 0x30 │ │ │ │ + bl b8508 │ │ │ │ + bl 35248 │ │ │ │ str r0, [r4, #20] │ │ │ │ - b 26f94 │ │ │ │ + b 26ec0 │ │ │ │ mov r2, #1 │ │ │ │ - ldr r3, [pc, #-1068] @ 27dc0 │ │ │ │ + ldr r3, [pc, #-1072] @ 27cd8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #20] │ │ │ │ - b 28088 │ │ │ │ - bl af080 │ │ │ │ - ldr r3, [pc, #-1084] @ 27dc4 │ │ │ │ + b 27fa4 │ │ │ │ + bl b5248 │ │ │ │ + ldr r3, [pc, #-1088] @ 27cdc │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 28070 │ │ │ │ + b 27f88 │ │ │ │ mvn r2, #0 │ │ │ │ - b 281e4 │ │ │ │ - ldr r5, [pc, #-1108] @ 27dc8 │ │ │ │ + b 28100 │ │ │ │ + ldr r5, [pc, #-1112] @ 27ce0 │ │ │ │ mov r3, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ str r3, [r5, #1184] @ 0x4a0 │ │ │ │ cmp r0, #1 │ │ │ │ - beq 285c0 │ │ │ │ - ldr r3, [pc, #-1132] @ 27dcc │ │ │ │ + beq 284e0 │ │ │ │ + ldr r3, [pc, #-1136] @ 27ce4 │ │ │ │ add r3, pc, r3 │ │ │ │ vldr s0, [r3, #572] @ 0x23c │ │ │ │ ldr r1, [r3, #576] @ 0x240 │ │ │ │ vcmp.f32 s0, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne 28254 │ │ │ │ + bne 28170 │ │ │ │ cmp r1, #0 │ │ │ │ - beq 282e8 │ │ │ │ - ldr r5, [pc, #-1164] @ 27dd0 │ │ │ │ + beq 28208 │ │ │ │ + ldr r5, [pc, #-1168] @ 27ce8 │ │ │ │ vcvt.f64.f32 d0, s0 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r0, r5 │ │ │ │ - bl 35798 │ │ │ │ - ldr r3, [pc, #-1180] @ 27dd4 │ │ │ │ + bl 35f64 │ │ │ │ + ldr r3, [pc, #-1184] @ 27cec │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #596] @ 0x254 │ │ │ │ orrs r0, r0, r2 │ │ │ │ - bne 2828c │ │ │ │ + bne 281a8 │ │ │ │ add r3, r3, #592 @ 0x250 │ │ │ │ ldrsh r8, [r3] │ │ │ │ cmp r8, #0 │ │ │ │ - beq 29a70 │ │ │ │ - ldr r3, [pc, #-1212] @ 27dd8 │ │ │ │ + beq 299a0 │ │ │ │ + ldr r3, [pc, #-1216] @ 27cf0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ - beq 282c4 │ │ │ │ + beq 281e4 │ │ │ │ add r2, r3, #1136 @ 0x470 │ │ │ │ vldr s15, [r2] │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - addmi r3, r3, #1120 @ 0x460 │ │ │ │ - vldrmi s14, [r3, #12] │ │ │ │ - vmovmi.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ - vdivmi.f32 s15, s13, s14 │ │ │ │ - vstrmi s15, [r2] │ │ │ │ - ldr r3, [pc, #-1264] @ 27ddc │ │ │ │ + bpl 281e4 │ │ │ │ + add r3, r3, #1120 @ 0x460 │ │ │ │ + vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ + vldr s14, [r3, #12] │ │ │ │ + vdiv.f32 s15, s13, s14 │ │ │ │ + vstr s15, [r2] │ │ │ │ + ldr r3, [pc, #-1272] @ 27cf4 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r2, [r3, #572] @ 0x23c │ │ │ │ - mov r2, #0 │ │ │ │ - str r2, [r3, #576] @ 0x240 │ │ │ │ - str r2, [r3, #596] @ 0x254 │ │ │ │ add r3, r3, #592 @ 0x250 │ │ │ │ + str r2, [r3, #-20] @ 0xffffffec │ │ │ │ + mov r2, #0 │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + str r2, [r3, #4] │ │ │ │ strh r2, [r3] │ │ │ │ - ldr r3, [pc, #-1296] @ 27de0 │ │ │ │ + ldr r3, [pc, #-1304] @ 27cf8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 277e8 │ │ │ │ - ldr r3, [pc, #-1312] @ 27de4 │ │ │ │ + beq 276fc │ │ │ │ + ldr r3, [pc, #-1320] @ 27cfc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ ldr r2, [r0, #68] @ 0x44 │ │ │ │ cmp r2, #3 │ │ │ │ - bne 2852c │ │ │ │ + bne 2844c │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ cmp r2, #0 │ │ │ │ - beq 2852c │ │ │ │ + beq 2844c │ │ │ │ ldr r2, [r2, #1212] @ 0x4bc │ │ │ │ cmp r2, #2 │ │ │ │ - bls 2852c │ │ │ │ + bls 2844c │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ vmov s15, r2 │ │ │ │ vldr s13, [r3, #48] @ 0x30 │ │ │ │ vcvt.f32.u32 s14, s15 │ │ │ │ + vldr s15, [pc, #892] @ 285e0 │ │ │ │ vcvt.f32.s32 s13, s13 │ │ │ │ - vldr s15, [pc, #896] @ 286c8 │ │ │ │ vmul.f32 s13, s13, s15 │ │ │ │ vdiv.f32 s15, s13, s14 │ │ │ │ - ldr r3, [pc, #1016] @ 2874c │ │ │ │ + ldr r3, [pc, #996] @ 28658 │ │ │ │ ldr r5, [r6, r3] │ │ │ │ - ldr r3, [pc, #884] @ 286d0 │ │ │ │ + ldr r3, [pc, #876] @ 285e8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ add r3, r5, #1120 @ 0x460 │ │ │ │ vstr s15, [r3, #8] │ │ │ │ - cmp r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [r5, #1124] @ 0x464 │ │ │ │ - beq 28d64 │ │ │ │ - vldr d7, [r2, #32] │ │ │ │ - vcvt.s32.f64 s15, d7 │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 28c80 │ │ │ │ + vldr d16, [r2, #32] │ │ │ │ + vcvt.s32.f64 s15, d16 │ │ │ │ vmov r3, s15 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5, #1124] @ 0x464 │ │ │ │ - blt 28d64 │ │ │ │ - ldr r8, [pc, #828] @ 286d4 │ │ │ │ + blt 28c80 │ │ │ │ + ldr r8, [pc, #820] @ 285ec │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r8, #36] @ 0x24 │ │ │ │ - bl 102b28 │ │ │ │ + bl 10d04c │ │ │ │ + vcvt.s32.f64 s0, d0 │ │ │ │ add r1, r8, #60 @ 0x3c │ │ │ │ mov r0, #11 │ │ │ │ - vcvt.s32.f64 s0, d0 │ │ │ │ vmov r3, s0 │ │ │ │ str r3, [r5, #1120] @ 0x460 │ │ │ │ - bl 74014 │ │ │ │ + bl 77250 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #3 │ │ │ │ - bl 74014 │ │ │ │ + bl 77250 │ │ │ │ ldr r3, [r5, #1116] @ 0x45c │ │ │ │ cmp r3, #0 │ │ │ │ - beq 29b88 │ │ │ │ + beq 29ab8 │ │ │ │ cmp r3, #2 │ │ │ │ streq r3, [r8, #4] │ │ │ │ ldr r3, [r5, #1148] @ 0x47c │ │ │ │ cmp r3, #0 │ │ │ │ - bne 284dc │ │ │ │ - ldr r3, [pc, #748] @ 286d8 │ │ │ │ + bne 283fc │ │ │ │ + ldr r3, [pc, #740] @ 285f0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ ldr r2, [r3, #24] │ │ │ │ cmp r2, #3 │ │ │ │ - bne 277e8 │ │ │ │ + bne 276fc │ │ │ │ ldr r0, [r3, #88] @ 0x58 │ │ │ │ ldr r1, [r5, #1096] @ 0x448 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ sub r1, r1, #1 │ │ │ │ - bl 17cc98 │ │ │ │ + bl 18c1cc │ │ │ │ add r3, r0, #1 │ │ │ │ str r3, [r5, #1104] @ 0x450 │ │ │ │ - b 277e0 │ │ │ │ - bl 386e8 │ │ │ │ - ldr r2, [pc, #692] @ 286dc │ │ │ │ + b 276f4 │ │ │ │ + bl 3913c │ │ │ │ + ldr r2, [pc, #684] @ 285f4 │ │ │ │ + cmp r0, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, #44] @ 0x2c │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 2853c │ │ │ │ + bne 2845c │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #1 │ │ │ │ streq r3, [r2, #20] │ │ │ │ - bne 27874 │ │ │ │ - ldr r3, [pc, #660] @ 286e0 │ │ │ │ + bne 27788 │ │ │ │ + ldr r3, [pc, #652] @ 285f8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #40] @ 0x28 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 28d5c │ │ │ │ + beq 28cb0 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldr r1, [r3, #48] @ 0x30 │ │ │ │ - bl 38afc │ │ │ │ + bl 3955c │ │ │ │ vmov.f64 d11, d0 │ │ │ │ - ldr r3, [pc, #628] @ 286e4 │ │ │ │ + ldr r3, [pc, #620] @ 285fc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #548] @ 0x224 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 291e0 │ │ │ │ - ldr r5, [pc, #612] @ 286e8 │ │ │ │ + beq 290e0 │ │ │ │ + ldr r5, [pc, #604] @ 28600 │ │ │ │ vmov.f64 d0, d11 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r0, r5 │ │ │ │ - bl 36384 │ │ │ │ + bl 36bd0 │ │ │ │ + cmp r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ vmov.f64 d0, d11 │ │ │ │ - cmp r0, #0 │ │ │ │ movne r3, #1 │ │ │ │ - strne r3, [r5, #20] │ │ │ │ - ldr r3, [pc, #576] @ 286ec │ │ │ │ mov r0, r2 │ │ │ │ + strne r3, [r5, #20] │ │ │ │ + ldr r3, [pc, #564] @ 28604 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r3, #56] @ 0x38 │ │ │ │ - bl abb48 │ │ │ │ - bl 35bfc │ │ │ │ - b 27c04 │ │ │ │ + bl b1a18 │ │ │ │ + bl 36408 │ │ │ │ + b 27b18 │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ - bl 10357c │ │ │ │ + bl 10daa8 │ │ │ │ cmn r0, #1 │ │ │ │ - beq 27810 │ │ │ │ + beq 27724 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, r0 │ │ │ │ - bgt 27810 │ │ │ │ + bgt 27724 │ │ │ │ ldr r9, [sp, #56] @ 0x38 │ │ │ │ str fp, [sp, #56] @ 0x38 │ │ │ │ ldr fp, [sp, #72] @ 0x48 │ │ │ │ - b 26f94 │ │ │ │ + b 26ec0 │ │ │ │ ldr r1, [r3, #48] @ 0x30 │ │ │ │ ldr r2, [r1, #108] @ 0x6c │ │ │ │ cmp r2, #0 │ │ │ │ - beq 28508 │ │ │ │ + beq 28428 │ │ │ │ str r2, [r3, #40] @ 0x28 │ │ │ │ str r1, [r2] │ │ │ │ - bl 38300 │ │ │ │ - ldr r3, [pc, #480] @ 286f0 │ │ │ │ + bl 38d38 │ │ │ │ + ldr r3, [pc, #472] @ 28608 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #1288] @ 0x508 │ │ │ │ cmn r3, #2 │ │ │ │ - bne 27830 │ │ │ │ - b 27854 │ │ │ │ + bne 27744 │ │ │ │ + b 27768 │ │ │ │ cmp r5, #0 │ │ │ │ - bne 27c04 │ │ │ │ - b 27be0 │ │ │ │ - bl 102d18 │ │ │ │ + bne 27b18 │ │ │ │ + b 27af4 │ │ │ │ + bl 10d238 │ │ │ │ vmov s15, r0 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - b 2834c │ │ │ │ + b 2826c │ │ │ │ cmp r3, #0 │ │ │ │ - bne 27874 │ │ │ │ - b 28444 │ │ │ │ - ldr r3, [pc, #420] @ 286f4 │ │ │ │ - vldr d6, [pc, #348] @ 286b0 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r3, r3, #1200 @ 0x4b0 │ │ │ │ - vldr s15, [r3, #8] │ │ │ │ - vmul.f32 s14, s25, s15 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - vadd.f64 d7, d7, d13 │ │ │ │ - vmul.f64 d7, d7, d6 │ │ │ │ - b 27aa0 │ │ │ │ + bne 27788 │ │ │ │ + b 28364 │ │ │ │ + vmov.i64 d13, #0x0000000000000000 │ │ │ │ + b 27998 │ │ │ │ ldr sl, [r8, #8] │ │ │ │ - bl 34704 │ │ │ │ - ldr r3, [sl, #28] │ │ │ │ add r8, r8, #1200 @ 0x4b0 │ │ │ │ - vmov.f64 d11, d0 │ │ │ │ + bl 34e04 │ │ │ │ + vmov.f64 d12, d0 │ │ │ │ + ldr r3, [sl, #28] │ │ │ │ blx r3 │ │ │ │ vldr s15, [r8, #8] │ │ │ │ - vmul.f32 s14, s0, s15 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - vsub.f64 d11, d11, d7 │ │ │ │ - b 279cc │ │ │ │ - vldr d13, [pc, #276] @ 286b8 │ │ │ │ - b 27a84 │ │ │ │ - ldr r3, [pc, #332] @ 286f8 │ │ │ │ - ldr r2, [pc, #332] @ 286fc │ │ │ │ + vmul.f32 s15, s0, s15 │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ + vsub.f64 d12, d12, d16 │ │ │ │ + b 278e0 │ │ │ │ + ldr r3, [pc, #360] @ 2860c │ │ │ │ + vldr d17, [pc, #296] @ 285d0 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r3, r3, #1200 @ 0x4b0 │ │ │ │ + vldr s15, [r3, #8] │ │ │ │ + vmul.f32 s15, s23, s15 │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ + vadd.f64 d16, d16, d13 │ │ │ │ + vmul.f64 d16, d16, d17 │ │ │ │ + b 279b4 │ │ │ │ + ldr r3, [pc, #324] @ 28610 │ │ │ │ + ldr r2, [pc, #324] @ 28614 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ - bl 591e0 │ │ │ │ - b 27918 │ │ │ │ + bl 5b3f4 │ │ │ │ + b 2782c │ │ │ │ ldr r3, [r5, #28] │ │ │ │ cmp r3, #0 │ │ │ │ - blt 28230 │ │ │ │ - ldr r2, [pc, #300] @ 28700 │ │ │ │ + blt 2814c │ │ │ │ + ldr r2, [pc, #292] @ 28618 │ │ │ │ mov r1, #6 │ │ │ │ - add r2, pc, r2 │ │ │ │ str r0, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ ldr r3, [r5, #28] │ │ │ │ cmp r3, #1 │ │ │ │ subgt r3, r3, #1 │ │ │ │ strgt r3, [r5, #28] │ │ │ │ - bgt 285fc │ │ │ │ + bgt 2851c │ │ │ │ mvneq r3, #0 │ │ │ │ streq r3, [r5, #28] │ │ │ │ - ldr r3, [pc, #256] @ 28704 │ │ │ │ - vldr d6, [pc, #184] @ 286c0 │ │ │ │ + ldr r3, [pc, #248] @ 2861c │ │ │ │ + mov r1, #0 │ │ │ │ + vldr d17, [pc, #172] @ 285d8 │ │ │ │ + ldr r2, [pc, #240] @ 28620 │ │ │ │ add r3, pc, r3 │ │ │ │ + str r1, [r3, #20] │ │ │ │ add r1, r3, #1312 @ 0x520 │ │ │ │ - vldr d7, [r1, #-8] │ │ │ │ - ldr r2, [pc, #240] @ 28708 │ │ │ │ + vldr d16, [r1, #-8] │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r1, [r3, #1296] @ 0x510 │ │ │ │ + vcmp.f64 d16, d17 │ │ │ │ + vcvt.f32.f64 s15, d16 │ │ │ │ str r1, [r3, #1300] @ 0x514 │ │ │ │ - vcmp.f64 d7, d6 │ │ │ │ - vcvt.f32.f64 s14, d7 │ │ │ │ - mov r1, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r1, [r3, #20] │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ mov r3, #1 │ │ │ │ + vstr s15, [r2, #572] @ 0x23c │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ str r3, [r2, #576] @ 0x240 │ │ │ │ - moveq r3, #0 │ │ │ │ - vstr s14, [r2, #572] @ 0x23c │ │ │ │ - streq r3, [r2, #572] @ 0x23c │ │ │ │ - moveq r3, #3 │ │ │ │ - streq r3, [r2, #576] @ 0x240 │ │ │ │ - ldr r3, [pc, #180] @ 2870c │ │ │ │ + bne 28574 │ │ │ │ + mov r3, #0 │ │ │ │ + str r3, [r2, #572] @ 0x23c │ │ │ │ + mov r3, #3 │ │ │ │ + str r3, [r2, #576] @ 0x240 │ │ │ │ + ldr r3, [pc, #168] @ 28624 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #596] @ 0x254 │ │ │ │ - b 28230 │ │ │ │ + b 2814c │ │ │ │ ldr r3, [r3, #548] @ 0x224 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 27b54 │ │ │ │ - vldr s2, [pc, #84] @ 286cc │ │ │ │ + bne 27a68 │ │ │ │ + vldr s2, [pc, #72] @ 285e4 │ │ │ │ vmov.f32 s1, s2 │ │ │ │ vmov.f32 s0, s2 │ │ │ │ - bl 35244 │ │ │ │ - b 27b54 │ │ │ │ + bl 359e8 │ │ │ │ + b 27a68 │ │ │ │ cmp r1, #1 │ │ │ │ - beq 293ec │ │ │ │ - vcmpe.f32 s24, #0.0 │ │ │ │ + beq 292ec │ │ │ │ + vcmpe.f32 s22, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bpl 27b94 │ │ │ │ - ldr r3, [pc, #112] @ 28710 │ │ │ │ + bpl 27aa8 │ │ │ │ + ldr r3, [pc, #100] @ 28628 │ │ │ │ sub r1, r1, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r3, #80] @ 0x50 │ │ │ │ - b 27b94 │ │ │ │ - nop {0} │ │ │ │ + b 27aa8 │ │ │ │ andge r0, r0, r0 │ │ │ │ svccc 0x00b99999 │ │ │ │ - ... │ │ │ │ + andeq r0, r0, r0 │ │ │ │ mvngt r0, #0 │ │ │ │ sbcmi r0, r8, #0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - eorseq r7, r1, r0, ror #25 │ │ │ │ - eorseq r7, r1, r4, lsr #25 │ │ │ │ - eorseq r7, r1, r0, asr ip │ │ │ │ - eorseq r7, r1, r4, lsl ip │ │ │ │ - ldrshteq r7, [r1], -r0 │ │ │ │ - eorseq r0, r2, ip, ror #7 │ │ │ │ - ldrhteq r7, [r1], -r4 │ │ │ │ - eorseq r7, r1, ip, lsl #23 │ │ │ │ - eorseq r7, r1, ip, lsr #22 │ │ │ │ - eorseq r7, r1, r8, ror #21 │ │ │ │ - eorseq r0, r2, ip, lsr #5 │ │ │ │ - andseq r1, sl, r8, ror r0 │ │ │ │ - andseq r1, sl, ip, ror #12 │ │ │ │ - eorseq r7, r1, r4, lsr sl │ │ │ │ - eorseq r0, r2, r0, lsr r2 │ │ │ │ - eorseq r0, r2, r0, lsl #4 │ │ │ │ - ldrhteq r0, [r2], -r8 │ │ │ │ - ldrhteq r7, [r1], -r8 │ │ │ │ - svclt 0x00f00000 @ IMB │ │ │ │ - eorseq r7, r1, ip, asr #16 │ │ │ │ - eorseq r0, r2, r0 │ │ │ │ - eorseq r7, r1, ip, asr #15 │ │ │ │ - andseq r1, sl, r8, lsl #5 │ │ │ │ - andseq r1, sl, ip, lsl #5 │ │ │ │ - eorseq pc, r1, r4, lsr #31 │ │ │ │ - eorseq r7, r1, r0, ror r7 │ │ │ │ - eorseq r7, r1, ip, lsr #14 │ │ │ │ - ldrsbteq r7, [r1], -r0 │ │ │ │ - mlaseq r1, r8, r6, r7 │ │ │ │ - muleq r0, ip, ip │ │ │ │ - eorseq pc, r1, r0, ror lr @ │ │ │ │ - andeq r1, r0, r4, ror #21 │ │ │ │ - eorseq r7, r1, r4, lsr #12 │ │ │ │ - eorseq pc, r1, ip, lsr #28 │ │ │ │ - andseq r0, sl, ip, lsl #24 │ │ │ │ - andeq r1, r0, r0, ror r6 │ │ │ │ - eorseq r7, r1, ip, ror #11 │ │ │ │ - ldrsbteq r7, [r1], -r0 │ │ │ │ - @ instruction: 0x001a0bd8 │ │ │ │ - mlaseq r1, r0, sp, pc @ │ │ │ │ - bl 17b2c4 │ │ │ │ - subs r8, r0, #0 │ │ │ │ - beq 294f8 │ │ │ │ - ldr r3, [pc, #-112] @ 28714 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r3, #32] │ │ │ │ - bl 17b554 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 27c1c │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - sub r8, r9, #16 │ │ │ │ - ldr r0, [r3] │ │ │ │ - ldr r3, [pc, #-144] @ 28718 │ │ │ │ - mov r2, #0 │ │ │ │ - cmp r0, #0 │ │ │ │ - strd r2, [r8, #-8] │ │ │ │ - beq 287cc │ │ │ │ - mov r3, #0 │ │ │ │ - mov r2, r3 │ │ │ │ - mov r1, r3 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - str r3, [sp] │ │ │ │ - bl 161564 │ │ │ │ - mov r3, #0 │ │ │ │ - mov r0, r3 │ │ │ │ - mov r2, r3 │ │ │ │ - mov r1, r3 │ │ │ │ - ldr r5, [pc, #-200] @ 2871c │ │ │ │ - bl 166f84 │ │ │ │ - mov r0, #5 │ │ │ │ - bl 1673e4 │ │ │ │ - add r5, pc, r5 │ │ │ │ - mov r0, #4 │ │ │ │ - bl 1673e4 │ │ │ │ - ldr r3, [r5, #44] @ 0x2c │ │ │ │ - cmp r3, #0 │ │ │ │ - beq 27c1c │ │ │ │ - ldr r3, [r5, #36] @ 0x24 │ │ │ │ - sub r2, r9, #24 │ │ │ │ - ldr r0, [r3, #32] │ │ │ │ - mov r1, #8 │ │ │ │ - bl 15a71c │ │ │ │ - cmn r0, #1 │ │ │ │ - vldrne d7, [r8, #-8] │ │ │ │ - ldrne r3, [r5, #44] @ 0x2c │ │ │ │ - addne r3, r3, #1136 @ 0x470 │ │ │ │ - vcvtne.f32.f64 s14, d7 │ │ │ │ - vstrne s14, [r3, #12] │ │ │ │ - b 27c1c │ │ │ │ + eorseq r7, r3, r0, asr #27 │ │ │ │ + eorseq r7, r3, r4, lsl #27 │ │ │ │ + eorseq r7, r3, r0, lsr sp │ │ │ │ + ldrshteq r7, [r3], -r0 │ │ │ │ + ldrsbteq r7, [r3], -r0 │ │ │ │ + eorseq r0, r4, ip, asr #9 │ │ │ │ + mlaseq r3, r4, ip, r7 │ │ │ │ + eorseq r7, r3, ip, ror #24 │ │ │ │ + eorseq r7, r3, ip, lsl #24 │ │ │ │ + mlaseq r3, r4, fp, r7 │ │ │ │ + eorseq r0, r4, ip, lsl #7 │ │ │ │ + andseq r3, fp, r8, lsr #7 │ │ │ │ + mulseq fp, r8, r9 │ │ │ │ + eorseq r7, r3, ip, lsl #22 │ │ │ │ + eorseq r0, r4, ip, lsl r3 │ │ │ │ + ldrsbteq r0, [r4], -ip │ │ │ │ + mlaseq r4, r4, r2, r0 │ │ │ │ + ldrhteq r0, [r4], -r0 │ │ │ │ + eorseq r7, r3, ip, ror r9 │ │ │ │ + andseq r3, fp, r4, lsl #13 │ │ │ │ + andseq r3, fp, r8, lsl #13 │ │ │ │ + eorseq r0, r4, r4, asr r1 │ │ │ │ + eorseq r7, r3, r0, lsr #18 │ │ │ │ + ldrsbteq r7, [r3], -ip │ │ │ │ + eorseq r7, r3, r0, lsl #17 │ │ │ │ + eorseq r7, r3, r8, asr #16 │ │ │ │ + andeq r1, r0, r8, lsl #25 │ │ │ │ + eorseq r0, r4, r0, lsr #32 │ │ │ │ + ldrdeq r1, [r0], -r0 │ │ │ │ + ldrsbteq r7, [r3], -r4 │ │ │ │ + ldrhteq r7, [r3], -r8 │ │ │ │ + eorseq r7, r3, r8, asr #14 │ │ │ │ + eorseq pc, r3, r4, lsl pc @ │ │ │ │ + andseq r2, fp, r4, asr #30 │ │ │ │ + andeq r1, r0, ip, asr r6 │ │ │ │ + ldrsbteq r7, [r3], -r0 │ │ │ │ + ldrhteq r7, [r3], -r4 │ │ │ │ + andseq r2, fp, r0, lsl #30 │ │ │ │ + eorseq pc, r3, r8, ror #28 │ │ │ │ ldr r3, [r2, #1232] @ 0x4d0 │ │ │ │ cmp r3, #0 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r2, #1184] @ 0x4a0 │ │ │ │ - ble 28854 │ │ │ │ + ble 286a4 │ │ │ │ ldr r0, [r2, #32] │ │ │ │ - bl 1b69ac │ │ │ │ + bl 1c89d0 │ │ │ │ mov r7, r0 │ │ │ │ - ldr r3, [pc, #-316] @ 28720 │ │ │ │ + ldr r3, [pc, #-128] @ 2862c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #548] @ 0x224 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 288b0 │ │ │ │ - ldr r3, [pc, #-332] @ 28724 │ │ │ │ + bne 28700 │ │ │ │ + ldr r3, [pc, #-144] @ 28630 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #1240] @ 0x4d8 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 28888 │ │ │ │ + beq 286d8 │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ cmp r2, #0 │ │ │ │ - beq 2a0bc │ │ │ │ - ldr r2, [pc, #-360] @ 28728 │ │ │ │ + beq 29fd8 │ │ │ │ + ldr r2, [pc, #-172] @ 28634 │ │ │ │ mov r1, #5 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #1 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #-376] @ 2872c │ │ │ │ - mov r1, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r2, [pc, #-188] @ 28638 │ │ │ │ + mov r1, #4 │ │ │ │ mov r0, #41 @ 0x29 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r3, [pc, #-392] @ 28730 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r3, [pc, #-204] @ 2863c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 294e8 │ │ │ │ - ldr r3, [pc, #-408] @ 28734 │ │ │ │ + bne 293e8 │ │ │ │ + ldr r3, [pc, #-220] @ 28640 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 28908 │ │ │ │ + beq 28758 │ │ │ │ ldr r3, [r3, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ - beq 28908 │ │ │ │ - ldr r3, [pc, #-424] @ 28744 │ │ │ │ + beq 28758 │ │ │ │ + ldr r3, [pc, #-236] @ 28650 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 28908 │ │ │ │ + beq 28758 │ │ │ │ ldr r3, [r2, #12] │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #7 │ │ │ │ blx r3 │ │ │ │ - ldr r3, [pc, #-472] @ 28738 │ │ │ │ + ldr r3, [pc, #-284] @ 28644 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 28930 │ │ │ │ + beq 28780 │ │ │ │ ldr r3, [r3, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 28930 │ │ │ │ + beq 28780 │ │ │ │ ldr r3, [r2, #32] │ │ │ │ blx r3 │ │ │ │ mov r2, #1 │ │ │ │ - mov r1, r2 │ │ │ │ mov r0, #20 │ │ │ │ - bl 3b2d8 │ │ │ │ + mov r1, r2 │ │ │ │ + bl 3bf78 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 291f4 │ │ │ │ + beq 29138 │ │ │ │ ldr r3, [r0, #80] @ 0x50 │ │ │ │ cmp r3, #4 │ │ │ │ - beq 29bf0 │ │ │ │ + beq 29b30 │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #3 │ │ │ │ - beq 29b70 │ │ │ │ - ldr r3, [pc, #-556] @ 2873c │ │ │ │ + beq 29aa0 │ │ │ │ + ldr r3, [pc, #-368] @ 28648 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #4] │ │ │ │ ldr r2, [r3, #8] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 2899c │ │ │ │ + beq 287ec │ │ │ │ ldr r1, [r3, #40] @ 0x28 │ │ │ │ cmp r1, #0 │ │ │ │ - beq 2899c │ │ │ │ + beq 287ec │ │ │ │ ldr r3, [r3, #20] │ │ │ │ cmp r3, #0 │ │ │ │ ldrne r3, [r2, #16] │ │ │ │ ldreq r3, [r2, #36] @ 0x24 │ │ │ │ blx r3 │ │ │ │ - ldr r3, [pc, #-612] @ 28740 │ │ │ │ + ldr r3, [pc, #-424] @ 2864c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 289e0 │ │ │ │ + beq 28830 │ │ │ │ ldr r3, [r3, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ - beq 289e0 │ │ │ │ - ldr r3, [pc, #-640] @ 28744 │ │ │ │ + beq 28830 │ │ │ │ + ldr r3, [pc, #-452] @ 28650 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 289e0 │ │ │ │ + beq 28830 │ │ │ │ ldr r3, [r2, #12] │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #8 │ │ │ │ blx r3 │ │ │ │ - bl 15a150 │ │ │ │ - ldr r3, [pc, #-676] @ 28748 │ │ │ │ + bl 167dd4 │ │ │ │ + ldr r3, [pc, #-488] @ 28654 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 27c44 │ │ │ │ - ldr r3, [pc, #-692] @ 2874c │ │ │ │ + beq 27b58 │ │ │ │ + ldr r3, [pc, #-504] @ 28658 │ │ │ │ ldr r5, [r6, r3] │ │ │ │ ldr r3, [r5, #1116] @ 0x45c │ │ │ │ cmp r3, #0 │ │ │ │ - bne 29ad4 │ │ │ │ - ldr r3, [pc, #-708] @ 28750 │ │ │ │ + bne 299f4 │ │ │ │ + ldr r3, [pc, #-520] @ 2865c │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #20] │ │ │ │ - b 27c44 │ │ │ │ - ldr r2, [pc, #-724] @ 28754 │ │ │ │ - ldr r1, [pc, #-724] @ 28758 │ │ │ │ - ldr r3, [pc, #-724] @ 2875c │ │ │ │ + b 27b58 │ │ │ │ + bl 18a6c4 │ │ │ │ + subs r8, r0, #0 │ │ │ │ + beq 293f8 │ │ │ │ + ldr r3, [pc, #-548] @ 28660 │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [r3, #32] │ │ │ │ + bl 18a9a0 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 27b30 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + sub r8, r9, #16 │ │ │ │ + mov r2, #0 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r3, #0 │ │ │ │ + movt r3, #49136 @ 0xbff0 │ │ │ │ + strd r2, [r8, #-8] │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 288d0 │ │ │ │ + mov r3, #0 │ │ │ │ + mov r2, r3 │ │ │ │ + mov r1, r3 │ │ │ │ + str r3, [sp] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + bl 16f8b8 │ │ │ │ + ldr r5, [pc, #-628] @ 28664 │ │ │ │ + mov r3, #0 │ │ │ │ + mov r0, r3 │ │ │ │ + mov r2, r3 │ │ │ │ + mov r1, r3 │ │ │ │ + bl 17540c │ │ │ │ + mov r0, #5 │ │ │ │ + bl 1758c8 │ │ │ │ + add r5, pc, r5 │ │ │ │ + mov r0, #4 │ │ │ │ + bl 1758c8 │ │ │ │ + ldr r3, [r5, #44] @ 0x2c │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 27b30 │ │ │ │ + ldr r3, [r5, #36] @ 0x24 │ │ │ │ + sub r2, r9, #24 │ │ │ │ + mov r1, #8 │ │ │ │ + ldr r0, [r3, #32] │ │ │ │ + bl 168414 │ │ │ │ + cmn r0, #1 │ │ │ │ + beq 27b30 │ │ │ │ + vldr d16, [r8, #-8] │ │ │ │ + ldr r3, [r5, #44] @ 0x2c │ │ │ │ + vcvt.f32.f64 s15, d16 │ │ │ │ + add r3, r3, #1136 @ 0x470 │ │ │ │ + vstr s15, [r3, #12] │ │ │ │ + b 27b30 │ │ │ │ + ldr r3, [pc, #-732] @ 28668 │ │ │ │ + ldr r2, [pc, #-732] @ 2866c │ │ │ │ + add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2] │ │ │ │ + str r2, [r3] │ │ │ │ + ldr r3, [pc, #-744] @ 28670 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 28a60 │ │ │ │ - ldr r0, [pc, #-752] @ 28760 │ │ │ │ + beq 2897c │ │ │ │ + ldr r0, [pc, #-760] @ 28674 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 90b40 │ │ │ │ + bl 9542c │ │ │ │ cmp r0, #0 │ │ │ │ - bgt 2a8d0 │ │ │ │ - beq 27968 │ │ │ │ - bl 15a150 │ │ │ │ - ldr r8, [pc, #-776] @ 28764 │ │ │ │ + bgt 2a7f8 │ │ │ │ + beq 2787c │ │ │ │ + ldr r8, [pc, #-780] @ 28678 │ │ │ │ + bl 167dd4 │ │ │ │ add r8, pc, r8 │ │ │ │ - vldr s15, [r8, #96] @ 0x60 │ │ │ │ ldr r3, [r8, #40] @ 0x28 │ │ │ │ + vldr s15, [r8, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ - vsub.f32 s23, s15, s0 │ │ │ │ - vstr s23, [r8, #96] @ 0x60 │ │ │ │ - beq 292b8 │ │ │ │ + vsub.f32 s24, s15, s0 │ │ │ │ + vstr s24, [r8, #96] @ 0x60 │ │ │ │ + beq 290f4 │ │ │ │ ldr r3, [r8, #48] @ 0x30 │ │ │ │ ldr r5, [r3, #28] │ │ │ │ cmp r5, #0 │ │ │ │ - bne 292b8 │ │ │ │ + bne 290f4 │ │ │ │ ldr r3, [r8, #8] │ │ │ │ ldr r3, [r3, #28] │ │ │ │ blx r3 │ │ │ │ - ldr r2, [pc, #-832] @ 28768 │ │ │ │ + vcvt.f64.f32 d11, s0 │ │ │ │ + ldr r2, [pc, #-844] @ 2867c │ │ │ │ mov r1, #7 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #9 │ │ │ │ - vcvt.f64.f32 d12, s0 │ │ │ │ - vmov.f32 s22, s0 │ │ │ │ - vstr d12, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r3, [pc, #-860] @ 2876c │ │ │ │ - vldr d7, [r8, #104] @ 0x68 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r3, #560] @ 0x230 │ │ │ │ + vmov.f32 s25, s0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + vstr d11, [sp] │ │ │ │ + bl b155c │ │ │ │ add r3, r8, #1200 @ 0x4b0 │ │ │ │ - vldr s10, [r3, #8] │ │ │ │ - cmp r2, #0 │ │ │ │ - vcvt.f64.f32 d5, s10 │ │ │ │ - vdiv.f64 d6, d7, d5 │ │ │ │ - beq 28b10 │ │ │ │ - vmov s15, r2 │ │ │ │ - vldr s14, [r8, #96] @ 0x60 │ │ │ │ - vcvt.f32.s32 s11, s15 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - vadd.f64 d7, d7, d6 │ │ │ │ - vcvt.f32.f64 s14, d7 │ │ │ │ - vsub.f32 s22, s22, s14 │ │ │ │ - vdiv.f32 s15, s22, s11 │ │ │ │ - vadd.f32 s22, s14, s15 │ │ │ │ - vcvt.f64.f32 d12, s22 │ │ │ │ + vldr d18, [r8, #104] @ 0x68 │ │ │ │ + vldr s15, [r3, #8] │ │ │ │ + ldr r3, [pc, #-880] @ 28680 │ │ │ │ + vcvt.f64.f32 d17, s15 │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r3, [r3, #560] @ 0x230 │ │ │ │ + vdiv.f64 d16, d18, d17 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 28a2c │ │ │ │ + vldr s15, [r8, #96] @ 0x60 │ │ │ │ + vmov s14, r3 │ │ │ │ + vcvt.f64.f32 d17, s15 │ │ │ │ + vcvt.f32.s32 s14, s14 │ │ │ │ + vadd.f64 d17, d17, d16 │ │ │ │ + vcvt.f32.f64 s15, d17 │ │ │ │ + vsub.f32 s25, s25, s15 │ │ │ │ + vdiv.f32 s13, s25, s14 │ │ │ │ + vadd.f32 s25, s15, s13 │ │ │ │ + vcvt.f64.f32 d11, s25 │ │ │ │ vmov.f32 s15, #80 @ 0x3e800000 0.250 │ │ │ │ - vcmpe.f32 s22, s15 │ │ │ │ - vsub.f64 d6, d12, d6 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcvt.f32.f64 s23, d6 │ │ │ │ - vmovgt.f32 s22, s15 │ │ │ │ - vmovgt.f64 d12, #80 @ 0x3e800000 0.250 │ │ │ │ - bgt 28b44 │ │ │ │ - vldr d7, [pc, #952] @ 28ef0 │ │ │ │ - vcmpe.f64 d12, d7 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vldrmi d12, [pc, #948] @ 28ef8 │ │ │ │ - vldrmi s22, [pc, #984] @ 28f20 │ │ │ │ - vcvt.f64.f32 d6, s23 │ │ │ │ - vldr d7, [pc, #944] @ 28f00 │ │ │ │ - vmul.f64 d7, d12, d7 │ │ │ │ - vcmpe.f64 d6, d7 │ │ │ │ + vsub.f64 d16, d11, d16 │ │ │ │ + vcmpe.f32 s25, s15 │ │ │ │ + vcvt.f32.f64 s24, d16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vmovgt.f32 s25, s15 │ │ │ │ + vmovgt.f64 d11, #80 @ 0x3e800000 0.250 │ │ │ │ + bgt 28a60 │ │ │ │ + vldr d16, [pc, #948] @ 28e08 │ │ │ │ + vcmpe.f64 d11, d16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vldrmi s25, [pc, #976] @ 28e30 │ │ │ │ + vldrmi d11, [pc, #940] @ 28e10 │ │ │ │ + vcvt.f64.f32 d16, s24 │ │ │ │ + vldr d17, [pc, #940] @ 28e18 │ │ │ │ + vmul.f64 d11, d11, d17 │ │ │ │ + vcmpe.f64 d16, d11 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble 29c20 │ │ │ │ + ble 29b20 │ │ │ │ vmov.f32 s15, #96 @ 0x3f000000 0.5 │ │ │ │ - vmul.f32 s23, s22, s15 │ │ │ │ - ldr r3, [pc, #956] @ 28f28 │ │ │ │ + ldr r3, [pc, #948] @ 28e38 │ │ │ │ mov r5, #1 │ │ │ │ + vmul.f32 s24, s25, s15 │ │ │ │ add r3, pc, r3 │ │ │ │ - vstr s23, [r3, #96] @ 0x60 │ │ │ │ - ldr r3, [pc, #944] @ 28f2c │ │ │ │ - vldr s14, [pc, #932] @ 28f24 │ │ │ │ + vstr s24, [r3, #96] @ 0x60 │ │ │ │ + ldr r3, [pc, #932] @ 28e3c │ │ │ │ + vldr s14, [pc, #920] @ 28e34 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ + vadd.f32 s22, s24, s14 │ │ │ │ ldr r3, [r3] │ │ │ │ - vadd.f32 s24, s23, s14 │ │ │ │ tst r3, #256 @ 0x100 │ │ │ │ - bne 28bc8 │ │ │ │ - vcvt.f64.f32 d6, s23 │ │ │ │ - vldr d5, [pc, #876] @ 28f08 │ │ │ │ - vcmpe.f64 d6, d5 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ble 29f9c │ │ │ │ - ldr r0, [pc, #900] @ 28f30 │ │ │ │ - bl 159f6c │ │ │ │ - bl 15a150 │ │ │ │ - ldr r3, [pc, #892] @ 28f34 │ │ │ │ + bne 28ae8 │ │ │ │ + vcvt.f64.f32 d16, s24 │ │ │ │ + vldr d17, [pc, #872] @ 28e20 │ │ │ │ + vcmpe.f64 d16, d17 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + ble 29eb8 │ │ │ │ + mov r0, #3392 @ 0xd40 │ │ │ │ + movt r0, #3 │ │ │ │ + bl 167bec │ │ │ │ + bl 167dd4 │ │ │ │ + ldr r3, [pc, #872] @ 28e40 │ │ │ │ mov r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ vldr s15, [r3, #96] @ 0x60 │ │ │ │ vsub.f32 s15, s15, s0 │ │ │ │ vstr s15, [r3, #96] @ 0x60 │ │ │ │ - ldr r3, [pc, #1016] @ 28fc8 │ │ │ │ + ldr r3, [pc, #852] @ 28e44 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 29630 │ │ │ │ - ldr r3, [pc, #852] @ 28f38 │ │ │ │ + bne 295d8 │ │ │ │ + ldr r3, [pc, #836] @ 28e48 │ │ │ │ add r3, pc, r3 │ │ │ │ ldrsh r2, [r3, #88] @ 0x58 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 27984 │ │ │ │ - ldr r2, [pc, #836] @ 28f3c │ │ │ │ + bne 27898 │ │ │ │ + ldr r2, [pc, #820] @ 28e4c │ │ │ │ cmp r5, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ - bne 27984 │ │ │ │ + bne 27898 │ │ │ │ ldr r3, [r9, #-28] @ 0xffffffe4 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 27980 │ │ │ │ - bl 15a024 │ │ │ │ + beq 27894 │ │ │ │ + bl 167ca4 │ │ │ │ ldr r3, [sl] │ │ │ │ - cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ - beq 28c38 │ │ │ │ - ldr r3, [pc, #788] @ 28f40 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 28b58 │ │ │ │ + ldr r3, [pc, #772] @ 28e50 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ ldr r3, [r3, #28] │ │ │ │ blx r3 │ │ │ │ - ldr r2, [pc, #772] @ 28f44 │ │ │ │ + ldr r2, [pc, #756] @ 28e54 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, #88] @ 0x58 │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r2, #88] @ 0x58 │ │ │ │ - bl 15a024 │ │ │ │ - ldr r3, [pc, #752] @ 28f48 │ │ │ │ - vldr d5, [pc, #692] @ 28f10 │ │ │ │ - add r3, pc, r3 │ │ │ │ - vldr d6, [r3, #64] @ 0x40 │ │ │ │ + bl 167ca4 │ │ │ │ sub r0, r0, r5 │ │ │ │ + ldr r3, [pc, #732] @ 28e58 │ │ │ │ vmov s15, r0 │ │ │ │ - vcvt.f64.u32 d7, s15 │ │ │ │ - vmla.f64 d6, d7, d5 │ │ │ │ - vstr d6, [r3, #64] @ 0x40 │ │ │ │ - b 27980 │ │ │ │ - ldr r4, [pc, #716] @ 28f4c │ │ │ │ + vldr d18, [pc, #676] @ 28e28 │ │ │ │ + add r3, pc, r3 │ │ │ │ + vldr d17, [r3, #64] @ 0x40 │ │ │ │ + vcvt.f64.u32 d16, s15 │ │ │ │ + vmla.f64 d17, d16, d18 │ │ │ │ + vstr d17, [r3, #64] @ 0x40 │ │ │ │ + b 27894 │ │ │ │ + ldr r4, [pc, #700] @ 28e5c │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [r4, #40] @ 0x28 │ │ │ │ cmp r1, #0 │ │ │ │ - bne 26eac │ │ │ │ - ldr r2, [pc, #700] @ 28f50 │ │ │ │ + bne 26dd8 │ │ │ │ + ldr r2, [pc, #684] @ 28e60 │ │ │ │ mov r0, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ str fp, [sp, #56] @ 0x38 │ │ │ │ ldr fp, [sp, #72] @ 0x48 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ ldr r0, [r4, #32] │ │ │ │ ldr r3, [r0, #24] │ │ │ │ cmp r3, #13 │ │ │ │ - bne 26f94 │ │ │ │ + bne 26ec0 │ │ │ │ ldr r3, [r4, #1176] @ 0x498 │ │ │ │ cmp r3, #0 │ │ │ │ mvnle r1, #0 │ │ │ │ movgt r1, #1 │ │ │ │ - bl 178f88 │ │ │ │ + bl 1881ac │ │ │ │ cmp r0, #0 │ │ │ │ - movne r3, #1 │ │ │ │ - strne r3, [r4, #1180] @ 0x49c │ │ │ │ - strne r3, [r4, #20] │ │ │ │ - b 26f94 │ │ │ │ - ldr r2, [pc, #624] @ 28f54 │ │ │ │ + beq 26ec0 │ │ │ │ + mov r3, #1 │ │ │ │ + str r3, [r4, #20] │ │ │ │ + str r3, [r4, #1180] @ 0x49c │ │ │ │ + b 26ec0 │ │ │ │ + ldr r2, [pc, #604] @ 28e64 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ - b 28c04 │ │ │ │ - vldr s14, [r3, #96] @ 0x60 │ │ │ │ - vcvt.f32.f64 s1, d13 │ │ │ │ - vldr s2, [r3, #104] @ 0x68 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - vsub.f64 d11, d11, d7 │ │ │ │ - vcvt.f32.f64 s0, d11 │ │ │ │ - bl 35244 │ │ │ │ - b 27b54 │ │ │ │ + b 28b24 │ │ │ │ ldr r5, [sp, #48] @ 0x30 │ │ │ │ mov r3, #0 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - str r3, [sp] │ │ │ │ sub r1, r1, #1 │ │ │ │ - sub r3, r5, #24 │ │ │ │ mov r2, #1 │ │ │ │ - bl 1032c0 │ │ │ │ + str r3, [sp] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + sub r3, r5, #24 │ │ │ │ + bl 10d7c8 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 26da4 │ │ │ │ + blt 26cd8 │ │ │ │ vldr s0, [r5, #-24] @ 0xffffffe8 │ │ │ │ vmov.f32 s15, #240 @ 0xbf800000 -1.0 │ │ │ │ vcmpe.f32 s0, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble 26da4 │ │ │ │ + ble 26cd8 │ │ │ │ vcvt.f64.f32 d0, s0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #1 │ │ │ │ - bl 35798 │ │ │ │ - b 26da4 │ │ │ │ - vldr d11, [pc, #436] @ 28f18 │ │ │ │ - b 28468 │ │ │ │ - ldr r3, [pc, #492] @ 28f58 │ │ │ │ + bl 35f64 │ │ │ │ + b 26cd8 │ │ │ │ + vldr s15, [r3, #96] @ 0x60 │ │ │ │ + vcvt.f32.f64 s1, d13 │ │ │ │ + vldr s2, [r3, #104] @ 0x68 │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ + vsub.f64 d12, d12, d16 │ │ │ │ + vcvt.f32.f64 s0, d12 │ │ │ │ + bl 359e8 │ │ │ │ + b 27a68 │ │ │ │ + ldr r3, [pc, #480] @ 28e68 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #40] @ 0x28 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 28390 │ │ │ │ + beq 282b0 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldr r1, [r3, #48] @ 0x30 │ │ │ │ - bl 38afc │ │ │ │ + bl 3955c │ │ │ │ vcvt.s32.f64 s0, d0 │ │ │ │ vmov r3, s0 │ │ │ │ str r3, [r5, #1124] @ 0x464 │ │ │ │ - b 28390 │ │ │ │ + b 282b0 │ │ │ │ + vmov.i64 d11, #0x0000000000000000 │ │ │ │ + b 28388 │ │ │ │ vldr s14, [r3, #16] │ │ │ │ - ldr r3, [pc, #444] @ 28f5c │ │ │ │ + ldr r3, [pc, #424] @ 28e6c │ │ │ │ add r3, pc, r3 │ │ │ │ vldr s15, [r3, #96] @ 0x60 │ │ │ │ vsub.f32 s15, s15, s14 │ │ │ │ vstr s15, [r3, #96] @ 0x60 │ │ │ │ vneg.f32 s15, s15 │ │ │ │ - ldr r3, [pc, #424] @ 28f60 │ │ │ │ + ldr r3, [pc, #404] @ 28e70 │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ add r3, pc, r3 │ │ │ │ - vcvt.f64.f32 d7, s15 │ │ │ │ - vstr d7, [r3, #104] @ 0x68 │ │ │ │ - b 2760c │ │ │ │ + vstr d16, [r3, #104] @ 0x68 │ │ │ │ + b 27520 │ │ │ │ ldr r1, [r2, #108] @ 0x6c │ │ │ │ cmp r1, #0 │ │ │ │ - beq 27854 │ │ │ │ + beq 27768 │ │ │ │ str r1, [r3, #44] @ 0x2c │ │ │ │ str r2, [r1] │ │ │ │ - bl 38b4c │ │ │ │ - b 27854 │ │ │ │ + bl 395b8 │ │ │ │ + b 27768 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ - ldr r0, [pc, #376] @ 28f64 │ │ │ │ + ldr r0, [pc, #356] @ 28e74 │ │ │ │ str r1, [r2, #-24]! @ 0xffffffe8 │ │ │ │ - add r0, pc, r0 │ │ │ │ mov r1, #2 │ │ │ │ - bl 2f808 │ │ │ │ - b 26e28 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl 2fc64 │ │ │ │ + b 26d54 │ │ │ │ str r0, [r8, #556] @ 0x22c │ │ │ │ ldr r0, [r8, #552] @ 0x228 │ │ │ │ - bl 22ef8 │ │ │ │ - b 27960 │ │ │ │ + bl 22e54 │ │ │ │ + b 27874 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, #1 │ │ │ │ - bl 35798 │ │ │ │ - vldr d7, [r4, #384] @ 0x180 │ │ │ │ - vldr d6, [r5, #-8] │ │ │ │ - vadd.f64 d7, d7, d6 │ │ │ │ - vstr d7, [r4, #384] @ 0x180 │ │ │ │ - b 2778c │ │ │ │ + bl 35f64 │ │ │ │ + vldr d17, [r5, #-8] │ │ │ │ + vldr d16, [r4, #384] @ 0x180 │ │ │ │ + vadd.f64 d16, d16, d17 │ │ │ │ + vstr d16, [r4, #384] @ 0x180 │ │ │ │ + b 276a0 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 28e40 │ │ │ │ - ldr r2, [pc, #300] @ 28f68 │ │ │ │ + beq 28d64 │ │ │ │ + ldr r2, [pc, #280] @ 28e78 │ │ │ │ add r2, pc, r2 │ │ │ │ str fp, [r2, #92] @ 0x5c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 28e54 │ │ │ │ - ldr r2, [pc, #284] @ 28f6c │ │ │ │ + beq 28d78 │ │ │ │ + ldr r2, [pc, #264] @ 28e7c │ │ │ │ add r2, pc, r2 │ │ │ │ strh r1, [r2, #116] @ 0x74 │ │ │ │ - ldr r2, [pc, #276] @ 28f70 │ │ │ │ + ldr r2, [pc, #256] @ 28e80 │ │ │ │ add r2, pc, r2 │ │ │ │ ldrsh r1, [r2, #100] @ 0x64 │ │ │ │ cmp r1, #0 │ │ │ │ - beq 27e5c │ │ │ │ - vldr s6, [r3, #8] │ │ │ │ - ldr r3, [pc, #256] @ 28f74 │ │ │ │ - vsub.f64 d5, d11, d7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r1, r3, #1312 @ 0x520 │ │ │ │ - vldr s9, [r1, #8] │ │ │ │ - vcvt.f64.f32 d3, s6 │ │ │ │ - vstr d6, [sp, #24] │ │ │ │ - vcvt.f64.f32 d6, s9 │ │ │ │ + beq 27d74 │ │ │ │ + vldr s15, [r3, #8] │ │ │ │ mov r1, #4 │ │ │ │ - vstr d7, [sp, #16] │ │ │ │ + vsub.f64 d18, d11, d16 │ │ │ │ mov r0, #1 │ │ │ │ - vadd.f64 d6, d5, d6 │ │ │ │ - vstr d3, [sp, #32] │ │ │ │ + ldr r3, [pc, #224] @ 28e84 │ │ │ │ + vcvt.f64.f32 d19, s15 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r3, r3, #1312 @ 0x520 │ │ │ │ + str r1, [r3, #-1308] @ 0xfffffae4 │ │ │ │ + mov r1, #9 │ │ │ │ + vldr s15, [r3, #8] │ │ │ │ + add r3, r2, #592 @ 0x250 │ │ │ │ vstr d11, [sp] │ │ │ │ - vcvt.f32.f64 s15, d6 │ │ │ │ + vstr d16, [sp, #16] │ │ │ │ + vstr d17, [sp, #24] │ │ │ │ + vstr d19, [sp, #32] │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ + vadd.f64 d16, d18, d16 │ │ │ │ + vcvt.f32.f64 s15, d16 │ │ │ │ vneg.f32 s15, s15 │ │ │ │ - vcvt.f64.f32 d6, s15 │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ vstr s15, [r2, #572] @ 0x23c │ │ │ │ - vstr d6, [sp, #8] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - add r3, r2, #592 @ 0x250 │ │ │ │ + vstr d16, [sp, #8] │ │ │ │ strh r0, [r3] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r2, #576] @ 0x240 │ │ │ │ - ldr r2, [pc, #164] @ 28f78 │ │ │ │ - mov r1, #9 │ │ │ │ + ldr r2, [pc, #140] @ 28e88 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl ab6e0 │ │ │ │ - b 27ed8 │ │ │ │ - ldr r3, [r3, #40] @ 0x28 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 27434 │ │ │ │ - b 284e0 │ │ │ │ + bl b155c │ │ │ │ + b 27df0 │ │ │ │ + nop {0} │ │ │ │ ldmibls r9, {r1, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ svccc 0x00b99999 │ │ │ │ andge r0, r0, r0 │ │ │ │ svccc 0x00b99999 │ │ │ │ teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ svccc 0x00e33333 │ │ │ │ teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ svccc 0x00d33333 │ │ │ │ adcsge lr, r5, sp, lsl #27 │ │ │ │ mrccc 6, 5, ip, cr0, cr7, {7} │ │ │ │ - ... │ │ │ │ stclcc 12, cr12, [ip, #820] @ 0x334 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - eorseq r7, r1, ip, asr #9 │ │ │ │ - andeq r1, r0, r0, ror #24 │ │ │ │ - andeq r0, r3, r0, asr #26 │ │ │ │ - eorseq r7, r1, r0, lsl #9 │ │ │ │ - eorseq pc, r1, r8, ror ip @ │ │ │ │ - @ instruction: 0x001a0af4 │ │ │ │ - eorseq r7, r1, r0, lsl r4 │ │ │ │ - ldrshteq r7, [r1], -ip │ │ │ │ - eorseq pc, r1, r0, lsl #24 │ │ │ │ - ldrhteq r7, [r1], -ip │ │ │ │ - andseq r0, sl, r0, lsr #16 │ │ │ │ - andseq r0, sl, ip, lsl #20 │ │ │ │ - ldrsbteq r7, [r1], -r0 │ │ │ │ - ldrhteq pc, [r1], -ip @ │ │ │ │ - eorseq r7, r1, r4, lsl #5 │ │ │ │ - andseq pc, r9, r8 │ │ │ │ - eorseq pc, r1, r0, lsr #20 │ │ │ │ - eorseq r7, r1, ip, ror #3 │ │ │ │ - eorseq pc, r1, r0, lsl #20 │ │ │ │ - eorseq r7, r1, r4, asr #3 │ │ │ │ - andseq r0, sl, ip, asr #25 │ │ │ │ - eorseq r7, r1, r8, asr #32 │ │ │ │ - eorseq pc, r1, ip, asr #16 │ │ │ │ - eorseq r7, r1, ip, lsl r0 │ │ │ │ - andseq r0, sl, r8, lsl #10 │ │ │ │ - andseq r0, sl, r4, lsl #10 │ │ │ │ - eorseq pc, r1, ip, asr #15 │ │ │ │ - andseq r0, sl, r0, asr #8 │ │ │ │ - eorseq r6, r1, r4, ror pc │ │ │ │ - andseq r0, sl, r4, lsr r4 │ │ │ │ - ldrsbteq r6, [r1], -ip │ │ │ │ - andseq r0, sl, ip, asr #8 │ │ │ │ - mlaseq r1, r0, lr, r6 │ │ │ │ - eorseq r6, r1, r0, asr #28 │ │ │ │ - muleq r0, ip, ip │ │ │ │ - eorseq pc, r1, r4, lsr #12 │ │ │ │ - eorseq pc, r1, r0, lsl r6 @ │ │ │ │ - ldrshteq pc, [r1], -r8 @ │ │ │ │ - eorseq r6, r1, r4, asr #27 │ │ │ │ - ldrhteq r6, [r1], -r0 │ │ │ │ - andeq r1, r0, r8, ror r8 │ │ │ │ + ldrhteq r7, [r3], -r0 │ │ │ │ + andeq r1, r0, ip, asr #24 │ │ │ │ + eorseq r7, r3, r0, ror #10 │ │ │ │ + andeq r1, r0, r4, ror #16 │ │ │ │ + eorseq pc, r3, r8, asr sp @ │ │ │ │ + andseq r2, fp, r4, lsr #28 │ │ │ │ + ldrshteq r7, [r3], -r0 │ │ │ │ + ldrsbteq r7, [r3], -ip │ │ │ │ + ldrsbteq pc, [r3], -r8 @ │ │ │ │ + mlaseq r3, ip, r4, r7 │ │ │ │ + andseq r2, fp, r8, asr #22 │ │ │ │ + andseq r2, fp, r8, lsr sp │ │ │ │ + ldrhteq r7, [r3], -r4 │ │ │ │ + mlaseq r3, r8, fp, pc @ │ │ │ │ + eorseq r7, r3, ip, asr r3 │ │ │ │ + andseq r1, fp, r0, lsr r3 │ │ │ │ + ldrshteq pc, [r3], -ip @ │ │ │ │ + eorseq r7, r3, r8, asr #5 │ │ │ │ + ldrsbteq pc, [r3], -ip @ │ │ │ │ + mlaseq r3, r4, r2, r7 │ │ │ │ + @ instruction: 0x001b2ff8 │ │ │ │ + mlaseq r3, r0, r9, pc @ │ │ │ │ + eorseq r7, r3, r0, ror #2 │ │ │ │ + eorseq r7, r3, r0, lsr r1 │ │ │ │ + andseq r2, fp, r4, asr r8 │ │ │ │ + andseq r2, fp, ip, asr #16 │ │ │ │ + eorseq pc, r3, r8, asr #17 │ │ │ │ + andseq r2, fp, r8, lsl #15 │ │ │ │ + eorseq r7, r3, r8, rrx │ │ │ │ + andseq r2, fp, r0, lsl #15 │ │ │ │ + eorseq r6, r3, ip, asr #31 │ │ │ │ + mulseq fp, r4, r7 │ │ │ │ + mlaseq r3, r0, pc, r6 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ + ldr r2, [pc, #-60] @ 28e8c │ │ │ │ + cmp r0, #0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r2, #92] @ 0x5c │ │ │ │ + beq 27d74 │ │ │ │ + ldr r3, [pc, #-76] @ 28e90 │ │ │ │ + add r3, pc, r3 │ │ │ │ + strh r1, [r3, #116] @ 0x74 │ │ │ │ + b 27d74 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ ldr r3, [r0, #24] │ │ │ │ cmp r3, #9 │ │ │ │ cmpne r3, #3 │ │ │ │ - bne 26ecc │ │ │ │ + bne 26df8 │ │ │ │ ldr r2, [r4, #56] @ 0x38 │ │ │ │ - ldr r3, [pc, #-116] @ 28f7c │ │ │ │ + ldr r3, [pc, #-112] @ 28e94 │ │ │ │ cmp r2, #0 │ │ │ │ - add r3, pc, r3 │ │ │ │ ldrne r2, [r2, #108] @ 0x6c │ │ │ │ - ldr r1, [r3, #44] @ 0x2c │ │ │ │ - bl ab8e4 │ │ │ │ - b 26ecc │ │ │ │ - ldr r2, [pc, #-140] @ 28f80 │ │ │ │ - cmp r0, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r2, #92] @ 0x5c │ │ │ │ - beq 27e5c │ │ │ │ - ldr r3, [pc, #-156] @ 28f84 │ │ │ │ add r3, pc, r3 │ │ │ │ - strh r1, [r3, #116] @ 0x74 │ │ │ │ - b 27e5c │ │ │ │ - ldr r2, [pc, #-168] @ 28f88 │ │ │ │ + ldr r1, [r3, #44] @ 0x2c │ │ │ │ + bl b1788 │ │ │ │ + b 26df8 │ │ │ │ + ldr r3, [r3, #40] @ 0x28 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 27344 │ │ │ │ + b 28400 │ │ │ │ + ldr r2, [pc, #-152] @ 28e98 │ │ │ │ mov r1, #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #1 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r3, [r4, #52] @ 0x34 │ │ │ │ - ldr r2, [pc, #-188] @ 28f8c │ │ │ │ - ldr r3, [r3, #64] @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r3, [r4, #52] @ 0x34 │ │ │ │ mov r1, #6 │ │ │ │ mov r0, #1 │ │ │ │ - bl ab6e0 │ │ │ │ + ldr r2, [pc, #-180] @ 28e9c │ │ │ │ + ldr r3, [r3, #64] @ 0x40 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ - bl 100e88 │ │ │ │ + bl 10b1ec │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ - bne 27620 │ │ │ │ + bne 27534 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 27684 │ │ │ │ - b 284e0 │ │ │ │ + bne 27598 │ │ │ │ + b 28400 │ │ │ │ vmov.f32 s0, s1 │ │ │ │ add r0, r4, #60 @ 0x3c │ │ │ │ - bl 33680 │ │ │ │ - ldr r2, [pc, #-256] @ 28f90 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r2, #540] @ 0x21c │ │ │ │ - cmp r3, #0 │ │ │ │ + bl 33c4c │ │ │ │ + ldr r2, [pc, #-240] @ 28ea0 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ - beq 28d94 │ │ │ │ - vldr s14, [r2, #96] @ 0x60 │ │ │ │ - cmp r3, #0 │ │ │ │ - vneg.f32 s14, s14 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - vstr d7, [r4, #104] @ 0x68 │ │ │ │ - bne 2760c │ │ │ │ - ldr r2, [pc, #-300] @ 28f94 │ │ │ │ - ldr r4, [pc, #-300] @ 28f98 │ │ │ │ add r2, pc, r2 │ │ │ │ - add r4, pc, r4 │ │ │ │ + ldr r1, [r2, #540] @ 0x21c │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 28cb8 │ │ │ │ + vldr s15, [r2, #96] @ 0x60 │ │ │ │ + cmp r3, #0 │ │ │ │ + vneg.f32 s15, s15 │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ + vstr d16, [r4, #104] @ 0x68 │ │ │ │ + bne 27520 │ │ │ │ + ldr r2, [pc, #-284] @ 28ea4 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, #1 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r3, [r4, #48] @ 0x30 │ │ │ │ - ldr r2, [pc, #-324] @ 28f9c │ │ │ │ - ldr r3, [r3, #64] @ 0x40 │ │ │ │ + ldr r4, [pc, #-292] @ 28ea8 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + add r4, pc, r4 │ │ │ │ + ldr r2, [pc, #-304] @ 28eac │ │ │ │ mov r1, #6 │ │ │ │ mov r0, #1 │ │ │ │ - bl ab6e0 │ │ │ │ + ldr r3, [r4, #48] @ 0x30 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r3, #64] @ 0x40 │ │ │ │ + bl b155c │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ - bl 100e88 │ │ │ │ - b 2760c │ │ │ │ + bl 10b1ec │ │ │ │ + b 27520 │ │ │ │ sub sl, r9, #28 │ │ │ │ mov r0, sl │ │ │ │ - bl 36864 │ │ │ │ + bl 37120 │ │ │ │ ldr r3, [r9, #-28] @ 0xffffffe4 │ │ │ │ - str r3, [sp, #80] @ 0x50 │ │ │ │ - cmp r3, #0 │ │ │ │ vmov.f64 d12, d0 │ │ │ │ - beq 29148 │ │ │ │ - b 29154 │ │ │ │ - vldr d11, [r8, #104] @ 0x68 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [sp, #80] @ 0x50 │ │ │ │ + beq 29048 │ │ │ │ + b 29054 │ │ │ │ mov r0, sl │ │ │ │ - bl 36864 │ │ │ │ + vldr d11, [r8, #104] @ 0x68 │ │ │ │ + bl 37120 │ │ │ │ ldr r3, [r8, #92] @ 0x5c │ │ │ │ ldr r2, [r9, #-28] @ 0xffffffe4 │ │ │ │ + vstr d11, [r8, #104] @ 0x68 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r2, #0 │ │ │ │ - vstr d11, [r8, #104] @ 0x68 │ │ │ │ str r3, [r8, #92] @ 0x5c │ │ │ │ - bne 29628 │ │ │ │ + bne 295d0 │ │ │ │ ldr r3, [r8, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ - bgt 29120 │ │ │ │ - ldr r3, [pc, #-444] @ 28fa0 │ │ │ │ - ldr r2, [pc, #-444] @ 28fa4 │ │ │ │ - add r3, pc, r3 │ │ │ │ + bgt 29020 │ │ │ │ + ldr r3, [pc, #-428] @ 28eb0 │ │ │ │ mov sl, #0 │ │ │ │ + mov r1, #7 │ │ │ │ + mov r0, #9 │ │ │ │ vstr d12, [sp] │ │ │ │ + ldr r2, [pc, #-444] @ 28eb4 │ │ │ │ + add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r1, #7 │ │ │ │ str sl, [r3, #92] @ 0x5c │ │ │ │ - mov r0, #9 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ - bl ab6e0 │ │ │ │ + bl b155c │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ ldr r1, [r2, #1176] @ 0x498 │ │ │ │ cmp r1, sl │ │ │ │ - blt 2a4d0 │ │ │ │ + blt 2a448 │ │ │ │ vcmpe.f64 d12, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi 29880 │ │ │ │ - ldr r3, [pc, #-512] @ 28fa8 │ │ │ │ + bmi 297b0 │ │ │ │ + ldr r3, [pc, #-496] @ 28eb8 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r3, #1200 @ 0x4b0 │ │ │ │ - vldr s10, [r2, #8] │ │ │ │ - vldr s12, [r3, #96] @ 0x60 │ │ │ │ + vldr s15, [r3, #96] @ 0x60 │ │ │ │ + vcvt.f64.f32 d17, s15 │ │ │ │ + vldr s15, [r2, #8] │ │ │ │ ldr r2, [r3, #88] @ 0x58 │ │ │ │ - vcvt.f64.f32 d5, s10 │ │ │ │ - vcvt.f64.f32 d6, s12 │ │ │ │ + vcvt.f64.f32 d18, s15 │ │ │ │ add r2, r2, r1 │ │ │ │ str r2, [r3, #88] @ 0x58 │ │ │ │ - vdiv.f64 d7, d12, d5 │ │ │ │ - vadd.f64 d7, d7, d6 │ │ │ │ - vcvt.f32.f64 s14, d7 │ │ │ │ - vstr s14, [r3, #96] @ 0x60 │ │ │ │ - b 278c8 │ │ │ │ - vldr s2, [pc, #-540] @ 28fcc │ │ │ │ + vdiv.f64 d16, d12, d18 │ │ │ │ + vadd.f64 d16, d16, d17 │ │ │ │ + vcvt.f32.f64 s15, d16 │ │ │ │ + vstr s15, [r3, #96] @ 0x60 │ │ │ │ + b 277dc │ │ │ │ + vldr s2, [pc, #-556] @ 28ebc │ │ │ │ vcvt.f32.f64 s0, d11 │ │ │ │ vmov.f32 s1, s2 │ │ │ │ - bl 35244 │ │ │ │ - b 2847c │ │ │ │ - ldr r3, [pc, #-592] @ 28fac │ │ │ │ + bl 359e8 │ │ │ │ + b 2839c │ │ │ │ + vcvt.f64.f32 d16, s24 │ │ │ │ + vldr d17, [pc, #968] @ 294c8 │ │ │ │ + vcmpe.f64 d16, d17 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bmi 2911c │ │ │ │ + ldr r3, [pc, #964] @ 294d4 │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r5, [r3, #564] @ 0x234 │ │ │ │ + cmp r5, #0 │ │ │ │ + beq 28a90 │ │ │ │ + ldr r2, [pc, #948] @ 294d8 │ │ │ │ + mov r3, #0 │ │ │ │ + mov r5, #0 │ │ │ │ + vmov s22, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r2, #96] @ 0x60 │ │ │ │ + b 28ae8 │ │ │ │ + ldr r3, [pc, #924] @ 294dc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ cmp r2, #0 │ │ │ │ - beq 29230 │ │ │ │ + beq 29174 │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 29230 │ │ │ │ - ldr r2, [pc, #-620] @ 28fb0 │ │ │ │ + beq 29174 │ │ │ │ + ldr r2, [pc, #896] @ 294e0 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 29230 │ │ │ │ + beq 29174 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ blx r3 │ │ │ │ - ldr r5, [pc, #-644] @ 28fb4 │ │ │ │ + ldr r5, [pc, #872] @ 294e4 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 29ae4 │ │ │ │ - ldr r3, [pc, #-660] @ 28fb8 │ │ │ │ + bne 29a14 │ │ │ │ + ldr r3, [pc, #856] @ 294e8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #424] @ 0x1a8 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 2925c │ │ │ │ - bl 8c9b0 │ │ │ │ - ldr r3, [pc, #-680] @ 28fbc │ │ │ │ + beq 291a0 │ │ │ │ + bl 90e88 │ │ │ │ + ldr r3, [pc, #836] @ 294ec │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #548] @ 0x224 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 29284 │ │ │ │ - ldr r5, [pc, #-696] @ 28fc0 │ │ │ │ + bne 291c8 │ │ │ │ + ldr r5, [pc, #820] @ 294f0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, #1232] @ 0x4d0 │ │ │ │ cmp r3, #0 │ │ │ │ - bgt 29dc4 │ │ │ │ - ldr r3, [pc, #-712] @ 28fc4 │ │ │ │ + bgt 29ce0 │ │ │ │ + ldr r3, [pc, #804] @ 294f4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ - beq 292ac │ │ │ │ - ldr r2, [pc, #-728] @ 28fc8 │ │ │ │ + beq 291f0 │ │ │ │ + ldr r2, [pc, #788] @ 294f8 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ - bne 29d54 │ │ │ │ + bne 29c70 │ │ │ │ movw r0, #20000 @ 0x4e20 │ │ │ │ - bl 159f6c │ │ │ │ - b 28930 │ │ │ │ - vcvt.f64.f32 d7, s23 │ │ │ │ - vldr d6, [pc, #972] @ 29690 │ │ │ │ - vcmpe.f64 d7, d6 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bmi 292e0 │ │ │ │ - ldr r3, [pc, #972] @ 296a0 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r5, [r3, #564] @ 0x234 │ │ │ │ - cmp r5, #0 │ │ │ │ - beq 28b74 │ │ │ │ - vldr s15, [pc, #944] @ 29698 │ │ │ │ - ldr r3, [pc, #952] @ 296a4 │ │ │ │ - mov r5, #0 │ │ │ │ - add r3, pc, r3 │ │ │ │ - vmov.f32 s24, s15 │ │ │ │ - vstr s15, [r3, #96] @ 0x60 │ │ │ │ - b 28bc8 │ │ │ │ - ldr r5, [pc, #932] @ 296a8 │ │ │ │ + bl 167bec │ │ │ │ + b 28780 │ │ │ │ + ldr r5, [pc, #760] @ 294fc │ │ │ │ mov r4, #0 │ │ │ │ - add r5, pc, r5 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ - b 293cc │ │ │ │ - ldr r2, [pc, #916] @ 296ac │ │ │ │ + add r5, pc, r5 │ │ │ │ + b 292cc │ │ │ │ + ldr r2, [pc, #744] @ 29500 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 293c8 │ │ │ │ + beq 292c8 │ │ │ │ ldr r3, [r3, #3176] @ 0xc68 │ │ │ │ ldr r8, [r3, r4, lsl #4] │ │ │ │ add r3, r3, r4, lsl #4 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 293c8 │ │ │ │ + beq 292c8 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 293c8 │ │ │ │ + beq 292c8 │ │ │ │ ldr sl, [r3, #8] │ │ │ │ cmp sl, #0 │ │ │ │ - beq 293c8 │ │ │ │ + beq 292c8 │ │ │ │ ldr r7, [r3, #12] │ │ │ │ cmp r7, #0 │ │ │ │ - beq 293c8 │ │ │ │ - ldr r1, [pc, #844] @ 296b0 │ │ │ │ + beq 292c8 │ │ │ │ + ldr r1, [pc, #672] @ 29504 │ │ │ │ mov r0, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ str r2, [sp, #80] @ 0x50 │ │ │ │ - bl 251c0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - beq 293b0 │ │ │ │ + beq 292b0 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ - ldr r1, [pc, #816] @ 296b4 │ │ │ │ + ldr r1, [pc, #644] @ 29508 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - beq 293b0 │ │ │ │ + beq 292b0 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ - ldr r1, [pc, #792] @ 296b8 │ │ │ │ + ldr r1, [pc, #620] @ 2950c │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - bne 293c8 │ │ │ │ + bne 292c8 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [r0] │ │ │ │ mov r2, sl │ │ │ │ mov r1, r8 │ │ │ │ - bl 23e88 │ │ │ │ + ldr r0, [r0] │ │ │ │ + bl 23dc0 │ │ │ │ add r4, r4, #1 │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ ldr r2, [r3, #3180] @ 0xc6c │ │ │ │ cmp r2, r4 │ │ │ │ - bgt 29310 │ │ │ │ - b 26ddc │ │ │ │ + bgt 29210 │ │ │ │ + b 26d10 │ │ │ │ cmp r1, #1 │ │ │ │ - bgt 2868c │ │ │ │ - bne 27b94 │ │ │ │ - vldr s15, [pc, #680] @ 2969c │ │ │ │ - vcmpe.f32 s24, s15 │ │ │ │ + bgt 285b0 │ │ │ │ + bne 27aa8 │ │ │ │ + vldr s15, [pc, #476] @ 294d0 │ │ │ │ + vcmpe.f32 s22, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ movpl r1, #1 │ │ │ │ - bpl 27b94 │ │ │ │ - ldr r3, [pc, #692] @ 296bc │ │ │ │ + bpl 27aa8 │ │ │ │ + ldr r3, [pc, #520] @ 29510 │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r3, #80] @ 0x50 │ │ │ │ - b 27b94 │ │ │ │ - vldr s13, [r3, #4] │ │ │ │ - str r1, [r2, #576] @ 0x240 │ │ │ │ - vldr s12, [r3, #8] │ │ │ │ - ldr r3, [pc, #664] @ 296c0 │ │ │ │ - vstr d7, [sp, #16] │ │ │ │ - vcvt.f64.f32 d7, s13 │ │ │ │ - vcvt.f64.f32 d6, s12 │ │ │ │ - vstr d11, [sp] │ │ │ │ - add r2, r2, #592 @ 0x250 │ │ │ │ + b 27aa8 │ │ │ │ + vldr s15, [r3, #4] │ │ │ │ mov r0, #1 │ │ │ │ - vsub.f64 d11, d7, d11 │ │ │ │ - vstr d7, [sp, #24] │ │ │ │ - add r3, pc, r3 │ │ │ │ + add r2, r2, #592 @ 0x250 │ │ │ │ + str r1, [r2, #-16] │ │ │ │ mov r1, #9 │ │ │ │ - vstr d6, [sp, #32] │ │ │ │ + vldr s14, [r3, #8] │ │ │ │ + vstr d11, [sp] │ │ │ │ + vstr d16, [sp, #16] │ │ │ │ + ldr r3, [pc, #472] @ 29514 │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ + vcvt.f64.f32 d7, s14 │ │ │ │ + add r3, pc, r3 │ │ │ │ + vsub.f64 d11, d16, d11 │ │ │ │ + vstr d16, [sp, #24] │ │ │ │ + vstr d7, [sp, #32] │ │ │ │ vcvt.f32.f64 s22, d11 │ │ │ │ - vcvt.f64.f32 d7, s22 │ │ │ │ + vcvt.f64.f32 d16, s22 │ │ │ │ vstr s22, [r2, #-20] @ 0xffffffec │ │ │ │ - vstr d7, [sp, #8] │ │ │ │ + vstr d16, [sp, #8] │ │ │ │ strh r0, [r2] │ │ │ │ mov r2, #5 │ │ │ │ str r2, [r3, #4] │ │ │ │ - ldr r2, [pc, #592] @ 296c4 │ │ │ │ + ldr r2, [pc, #420] @ 29518 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl ab6e0 │ │ │ │ - b 27ec4 │ │ │ │ - ldr r2, [pc, #580] @ 296c8 │ │ │ │ + bl b155c │ │ │ │ + b 27ddc │ │ │ │ + ldr r2, [pc, #408] @ 2951c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl ab6e0 │ │ │ │ + bl b155c │ │ │ │ ldr r0, [r5, #84] @ 0x54 │ │ │ │ - bl a42f4 │ │ │ │ - str r8, [r5, #92] @ 0x5c │ │ │ │ + bl a998c │ │ │ │ str r8, [r5, #84] @ 0x54 │ │ │ │ - b 27ed8 │ │ │ │ - ldr r0, [pc, #544] @ 296cc │ │ │ │ + str r8, [r5, #92] @ 0x5c │ │ │ │ + b 27df0 │ │ │ │ + ldr r0, [pc, #372] @ 29520 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 3ca58 │ │ │ │ - b 276e0 │ │ │ │ - ldr r0, [pc, #532] @ 296d0 │ │ │ │ + bl 3d7ac │ │ │ │ + b 2760c │ │ │ │ + ldr r0, [pc, #360] @ 29524 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 3ca58 │ │ │ │ - b 276f8 │ │ │ │ + bl 3d7ac │ │ │ │ + b 275f4 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, #1 │ │ │ │ - bl 17b490 │ │ │ │ + bl 18a8c4 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ mov r1, #1 │ │ │ │ - bl 17b4e4 │ │ │ │ + bl 18a920 │ │ │ │ str r9, [sp, #56] @ 0x38 │ │ │ │ ldr r9, [sp, #48] @ 0x30 │ │ │ │ - b 277e0 │ │ │ │ + b 276f4 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, #9 │ │ │ │ - bl 74014 │ │ │ │ - b 288c4 │ │ │ │ + bl 77250 │ │ │ │ + b 28714 │ │ │ │ ldr r0, [r5, #32] │ │ │ │ sub r1, r9, #24 │ │ │ │ - bl 17b348 │ │ │ │ + bl 18a758 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 2953c │ │ │ │ + beq 2943c │ │ │ │ ldrh r3, [r9, #-18] @ 0xffffffee │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrh r3, [r9, #-20] @ 0xffffffec │ │ │ │ str r3, [sp] │ │ │ │ + ldr r1, [r9, #-16] │ │ │ │ ldrh r3, [r9, #-22] @ 0xffffffea │ │ │ │ ldrh r2, [r9, #-24] @ 0xffffffe8 │ │ │ │ - ldr r1, [r9, #-16] │ │ │ │ - bl 161564 │ │ │ │ + bl 16f8b8 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 2a058 │ │ │ │ + bne 29f74 │ │ │ │ ldrh r0, [r9, #-24] @ 0xffffffe8 │ │ │ │ ldrh r3, [r9, #-18] @ 0xffffffee │ │ │ │ ldrh r2, [r9, #-20] @ 0xffffffec │ │ │ │ ldrh r1, [r9, #-22] @ 0xffffffea │ │ │ │ - bl 166f84 │ │ │ │ + bl 17540c │ │ │ │ mov r0, #5 │ │ │ │ - bl 1673e4 │ │ │ │ - b 2877c │ │ │ │ + bl 1758c8 │ │ │ │ + b 2887c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ - ldr r3, [pc, #364] @ 296d4 │ │ │ │ + ldr r3, [pc, #192] @ 29528 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ mov r1, r3 │ │ │ │ - bl 3a51c │ │ │ │ - b 25dc8 │ │ │ │ - ldr r1, [pc, #344] @ 296d8 │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ + bl 3b0fc │ │ │ │ + b 25d04 │ │ │ │ mov r2, #1024 @ 0x400 │ │ │ │ - bl 21e78 <__ioctl_time64@plt> │ │ │ │ + movw r1, #28684 @ 0x700c │ │ │ │ + movt r1, #16388 @ 0x4004 │ │ │ │ + bl 21de0 <__ioctl_time64@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - blt 2674c │ │ │ │ + blt 2667c │ │ │ │ ldr r0, [r4, #1272] @ 0x4f8 │ │ │ │ mov r2, #0 │ │ │ │ movw r1, #28677 @ 0x7005 │ │ │ │ - bl 21e78 <__ioctl_time64@plt> │ │ │ │ + bl 21de0 <__ioctl_time64@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - blt 2a080 │ │ │ │ - ldr r2, [pc, #304] @ 296dc │ │ │ │ + blt 29f9c │ │ │ │ + ldr r2, [pc, #124] @ 2952c │ │ │ │ mov r3, #1024 @ 0x400 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #6 │ │ │ │ mov r0, #1 │ │ │ │ - bl ab6e0 │ │ │ │ - b 25d48 │ │ │ │ - ldr r0, [pc, #280] @ 296e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 25c80 │ │ │ │ + nop {0} │ │ │ │ + ldmibls r9, {r1, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ + svclt 0x00c99999 │ │ │ │ + stcllt 12, cr12, [ip, #-820] @ 0xfffffccc │ │ │ │ + eorseq pc, r3, ip, asr #14 │ │ │ │ + eorseq r6, r3, ip, lsl #30 │ │ │ │ + ldrshteq r6, [r3], -ip │ │ │ │ + andeq r1, r0, r8, lsl #25 │ │ │ │ + eorseq pc, r3, r0, ror #13 │ │ │ │ + eorseq pc, r3, ip, asr #13 │ │ │ │ + ldrhteq pc, [r3], -r4 @ │ │ │ │ + eorseq r6, r3, r0, lsl #29 │ │ │ │ + eorseq r6, r3, ip, ror #28 │ │ │ │ + andeq r1, r0, r4, ror #16 │ │ │ │ + eorseq r6, r3, r0, lsr lr │ │ │ │ + andeq r1, r0, r4, ror #21 │ │ │ │ + andseq r2, fp, r8, lsl #8 │ │ │ │ + andseq r2, fp, r8, lsl #8 │ │ │ │ + andseq r2, fp, r8, lsl #8 │ │ │ │ + eorseq pc, r3, r0, asr r5 @ │ │ │ │ + ldrshteq r6, [r3], -r8 │ │ │ │ + andseq r2, fp, r0, lsl #21 │ │ │ │ + andseq r2, fp, ip, lsr sl │ │ │ │ + andseq ip, ip, ip, lsl #6 │ │ │ │ + mulseq fp, r4, r1 │ │ │ │ + ldrdeq r1, [r0], -r0 │ │ │ │ + @ instruction: 0x001b1ef8 │ │ │ │ + eorseq r6, r3, ip, asr #21 │ │ │ │ + eorseq pc, r3, r8, lsr #5 │ │ │ │ + andseq r2, fp, r0, lsl #17 │ │ │ │ + eorseq r6, r3, ip, asr #20 │ │ │ │ + andseq r2, sp, ip, lsl #3 │ │ │ │ + andeq r1, r0, r0, ror #16 │ │ │ │ + andeq r1, r0, r0, lsr sl │ │ │ │ + @ instruction: 0x001b1fb4 │ │ │ │ + eorseq pc, r3, r4, lsl #4 │ │ │ │ + @ instruction: 0x001b1fb8 │ │ │ │ + andseq r1, fp, r8, lsl #31 │ │ │ │ + andseq r1, fp, r0, ror pc │ │ │ │ + andseq r1, fp, r0, asr #14 │ │ │ │ + strdeq r1, [r0], -ip │ │ │ │ + ldr r0, [pc, #-64] @ 29530 │ │ │ │ add r0, pc, r0 │ │ │ │ - ldrh r2, [r0, #118] @ 0x76 │ │ │ │ ldrsh r3, [r0, #116] @ 0x74 │ │ │ │ + ldrh r2, [r0, #118] @ 0x76 │ │ │ │ clz r3, r3 │ │ │ │ lsr r3, r3, #5 │ │ │ │ - orr r2, r3, r2 │ │ │ │ strh r3, [r0, #116] @ 0x74 │ │ │ │ - sxth r3, r2 │ │ │ │ + orr r3, r3, r2 │ │ │ │ ldr r2, [r0, #72] @ 0x48 │ │ │ │ + sxth r3, r3 │ │ │ │ cmp r3, r2 │ │ │ │ - beq 295f8 │ │ │ │ + beq 295a0 │ │ │ │ add r0, r0, #60 @ 0x3c │ │ │ │ - bl 33aa4 │ │ │ │ - ldr r3, [pc, #228] @ 296e4 │ │ │ │ - ldr r2, [pc, #228] @ 296e8 │ │ │ │ + bl 340a4 │ │ │ │ + ldr r3, [pc, #-116] @ 29534 │ │ │ │ + mov r1, #9 │ │ │ │ + mov r0, #1 │ │ │ │ + ldr r2, [pc, #-124] @ 29538 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #92] @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ - vldr s14, [r3] │ │ │ │ - mov r1, #9 │ │ │ │ - mov r0, #1 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - vstr d7, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ - b 27ec4 │ │ │ │ + vldr s15, [r3] │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ + vstr d16, [sp] │ │ │ │ + bl b155c │ │ │ │ + b 27ddc │ │ │ │ str r2, [sp, #80] @ 0x50 │ │ │ │ - b 29154 │ │ │ │ - ldr r3, [pc, #180] @ 296ec │ │ │ │ + b 29054 │ │ │ │ + ldr r3, [pc, #-164] @ 2953c │ │ │ │ sub r8, r9, #8 │ │ │ │ + mov r2, #1 │ │ │ │ + mov r0, r8 │ │ │ │ + ldr ip, [pc, #-176] @ 29540 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r3, #44] @ 0x2c │ │ │ │ - ldr r3, [pc, #168] @ 296f0 │ │ │ │ - ldrd r0, [r2, #32] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [sp] │ │ │ │ + ldr lr, [r3, #44] @ 0x2c │ │ │ │ mov r3, #256 @ 0x100 │ │ │ │ - strd r0, [sp, #8] │ │ │ │ - mov r2, #1 │ │ │ │ + add ip, pc, ip │ │ │ │ mov r1, r3 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #132] @ 296f4 │ │ │ │ - ldr r3, [pc, #132] @ 296f8 │ │ │ │ - ldr r2, [r6, r2] │ │ │ │ + vldr d16, [lr, #32] │ │ │ │ + str ip, [sp] │ │ │ │ + vstr d16, [sp, #8] │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ + ldr r3, [pc, #-212] @ 29544 │ │ │ │ + mov r2, r8 │ │ │ │ + ldr r3, [r6, r3] │ │ │ │ + ldr r1, [r3] │ │ │ │ + ldr r3, [pc, #-224] @ 29548 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r1, [r2] │ │ │ │ ldr r0, [r3] │ │ │ │ - mov r2, r8 │ │ │ │ - bl 90a3c │ │ │ │ - b 28bdc │ │ │ │ - nop {0} │ │ │ │ - ldmibls r9, {r1, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ - svclt 0x00c99999 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - stcllt 12, cr12, [ip, #-820] @ 0xfffffccc │ │ │ │ - eorseq pc, r1, r8, lsl #11 │ │ │ │ - eorseq r6, r1, ip, asr #26 │ │ │ │ - eorseq r6, r1, r4, lsr sp │ │ │ │ - strdeq r1, [r0], -r8 │ │ │ │ - ldrheq r0, [sl], -ip │ │ │ │ - ldrheq r0, [sl], -r8 │ │ │ │ - ldrheq r0, [sl], -r8 │ │ │ │ - eorseq pc, r1, r0, asr r4 @ │ │ │ │ - ldrshteq r6, [r1], -r4 │ │ │ │ - andseq r0, sl, r0, lsr r7 │ │ │ │ - andseq r0, sl, ip, ror #13 │ │ │ │ - andseq sp, r9, r4, asr lr │ │ │ │ - andseq r9, fp, ip, lsr #31 │ │ │ │ - andeq r1, r0, r4, ror #15 │ │ │ │ - andmi r7, r4, ip │ │ │ │ - @ instruction: 0x0019fbb4 │ │ │ │ - eorseq r6, r1, r4, ror sl │ │ │ │ - eorseq pc, r1, r8, asr r2 @ │ │ │ │ - andseq r0, sl, r0, ror #11 │ │ │ │ - eorseq r6, r1, r0, lsl #20 │ │ │ │ - andseq pc, fp, ip, ror #29 │ │ │ │ - andeq r1, r0, r4, ror r8 │ │ │ │ - andeq r1, r0, r4, asr #20 │ │ │ │ - mulseq r9, r4, ip │ │ │ │ - eorseq pc, r1, r8, lsr #2 │ │ │ │ - mulseq r9, ip, ip │ │ │ │ - andseq pc, r9, r0, ror #24 │ │ │ │ - andseq pc, r9, r8, asr #24 │ │ │ │ - andeq r1, r0, r0, lsl r9 │ │ │ │ - ldr r3, [pc, #-32] @ 296fc │ │ │ │ - ldr r8, [pc, #-32] @ 29700 │ │ │ │ + bl 95308 │ │ │ │ + b 28afc │ │ │ │ + ldr r3, [pc, #-240] @ 2954c │ │ │ │ + mov r7, #0 │ │ │ │ + str fp, [sp, #56] @ 0x38 │ │ │ │ + ldr r8, [pc, #-248] @ 29550 │ │ │ │ + str r9, [sp, #64] @ 0x40 │ │ │ │ + str r6, [sp, #68] @ 0x44 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #-40] @ 29704 │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #-268] @ 29554 │ │ │ │ ldr r5, [sp, #48] @ 0x30 │ │ │ │ add r3, pc, r3 │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r7, #0 │ │ │ │ - add sl, sp, #104 @ 0x68 │ │ │ │ - str fp, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - str r9, [sp, #64] @ 0x40 │ │ │ │ - str r6, [sp, #68] @ 0x44 │ │ │ │ - b 29824 │ │ │ │ + add r3, sp, #104 @ 0x68 │ │ │ │ + mov r9, r3 │ │ │ │ + b 29748 │ │ │ │ ldr r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ - bl aae84 │ │ │ │ + bl b0ca0 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ - mov r1, #6 │ │ │ │ mov r3, r0 │ │ │ │ + mov r1, #6 │ │ │ │ mov r0, #1 │ │ │ │ - bl ab6e0 │ │ │ │ + bl b155c │ │ │ │ ldr r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ - bl ad824 │ │ │ │ + bl b37c4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 240d4 │ │ │ │ + bl 2400c │ │ │ │ cmp r0, #10 │ │ │ │ - bls 297bc │ │ │ │ - ldr r1, [pc, #-132] @ 29708 │ │ │ │ + bls 296e0 │ │ │ │ + ldr r1, [pc, #-344] @ 29558 │ │ │ │ mov r2, #2 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 249b0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 248dc │ │ │ │ cmp r0, #0 │ │ │ │ - bne 297bc │ │ │ │ - ldr r1, [pc, #-156] @ 2970c │ │ │ │ + bne 296e0 │ │ │ │ + ldr r1, [pc, #-368] @ 2955c │ │ │ │ add r0, r6, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r2, #6 │ │ │ │ - bl 249b0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 248dc │ │ │ │ cmp r0, #0 │ │ │ │ - beq 2981c │ │ │ │ - ldr r1, [r8, #44] @ 0x2c │ │ │ │ + beq 29740 │ │ │ │ ldr r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ - bl 251c0 │ │ │ │ + ldr r1, [r8, #44] @ 0x2c │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - beq 2981c │ │ │ │ - bl ae04c │ │ │ │ + beq 29740 │ │ │ │ + bl b40a4 │ │ │ │ ldr r3, [r8, #44] @ 0x2c │ │ │ │ - cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ - beq 297fc │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 29720 │ │ │ │ ldr r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ - bl ad824 │ │ │ │ + bl b37c4 │ │ │ │ ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 2997c │ │ │ │ + beq 298a8 │ │ │ │ ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov r0, r6 │ │ │ │ - bl ae84c │ │ │ │ + bl b4934 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 29820 │ │ │ │ + beq 29744 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl ae0a0 │ │ │ │ + bl b4104 │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #36] @ 0x24 │ │ │ │ - mov r1, sl │ │ │ │ + mov r1, r9 │ │ │ │ ldr r0, [r3, #80] @ 0x50 │ │ │ │ - bl 1019d4 │ │ │ │ + bl 10bda8 │ │ │ │ cmp r0, #0 │ │ │ │ - bgt 29750 │ │ │ │ + bgt 29674 │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ ldr r9, [sp, #64] @ 0x40 │ │ │ │ ldr r6, [sp, #68] @ 0x44 │ │ │ │ ldr fp, [sp, #72] @ 0x48 │ │ │ │ - bl 1013ec │ │ │ │ + bl 10b79c │ │ │ │ mov r3, #0 │ │ │ │ - cmp r7, r3 │ │ │ │ + cmp r7, #0 │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ - beq 26f94 │ │ │ │ - bl ae04c │ │ │ │ - mov r1, r7 │ │ │ │ + beq 26ec0 │ │ │ │ + bl b40a4 │ │ │ │ mov r5, r0 │ │ │ │ - bl ae6dc │ │ │ │ + mov r1, r7 │ │ │ │ + bl b47bc │ │ │ │ mov r0, r5 │ │ │ │ - bl 34ae8 │ │ │ │ + bl 35248 │ │ │ │ str r0, [r4, #20] │ │ │ │ - b 26f94 │ │ │ │ - ldr r3, [pc, #-376] @ 29710 │ │ │ │ + b 26ec0 │ │ │ │ + ldr r0, [pc, #-588] @ 29560 │ │ │ │ + add r0, pc, r0 │ │ │ │ + b 25c28 │ │ │ │ + ldr r3, [pc, #-596] @ 29564 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 298cc │ │ │ │ + beq 297fc │ │ │ │ vldr d12, [r2, #40] @ 0x28 │ │ │ │ - vldr d6, [pc, #936] @ 29c48 │ │ │ │ - vcmp.f64 d12, d6 │ │ │ │ + vldr d17, [pc, #936] @ 29b78 │ │ │ │ + vcmp.f64 d12, d17 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq 298cc │ │ │ │ - vldr d7, [r2, #32] │ │ │ │ - vcmp.f64 d7, d6 │ │ │ │ + beq 297fc │ │ │ │ + vldr d16, [r2, #32] │ │ │ │ + vcmp.f64 d16, d17 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq 298cc │ │ │ │ - vcmpe.f64 d12, d7 │ │ │ │ + beq 297fc │ │ │ │ + vcmpe.f64 d12, d16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - vsubgt.f64 d12, d12, d7 │ │ │ │ + vsubgt.f64 d12, d12, d16 │ │ │ │ addgt r3, r2, #1136 @ 0x470 │ │ │ │ - bgt 298d8 │ │ │ │ + bgt 29808 │ │ │ │ add r3, r2, #1136 @ 0x470 │ │ │ │ vldr s24, [r3] │ │ │ │ vcvt.f64.f32 d12, s24 │ │ │ │ vcmpe.f64 d12, #0.0 │ │ │ │ - ldr r1, [pc, #904] @ 29c6c │ │ │ │ - str r1, [r3] │ │ │ │ - ldr r1, [pc, #900] @ 29c70 │ │ │ │ + mov r1, #0 │ │ │ │ + movt r1, #49024 @ 0xbf80 │ │ │ │ mov r0, #0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ + str r1, [r3] │ │ │ │ + mov r1, #0 │ │ │ │ + movt r1, #50144 @ 0xc3e0 │ │ │ │ strd r0, [r2, #40] @ 0x28 │ │ │ │ - bpl 291a0 │ │ │ │ - vldr s14, [r2, #64] @ 0x40 │ │ │ │ - ldr r3, [pc, #880] @ 29c74 │ │ │ │ - vldr d6, [pc, #840] @ 29c50 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bpl 290a0 │ │ │ │ + vldr s15, [r2, #64] @ 0x40 │ │ │ │ + vldr d17, [pc, #836] @ 29b80 │ │ │ │ + ldr r3, [pc, #852] @ 29b94 │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ add r3, pc, r3 │ │ │ │ - vadd.f64 d7, d7, d6 │ │ │ │ - vcvt.f32.f64 s14, d7 │ │ │ │ - vstr s14, [r2, #64] @ 0x40 │ │ │ │ + vadd.f64 d16, d16, d17 │ │ │ │ + vcvt.f32.f64 s15, d16 │ │ │ │ + vstr s15, [r2, #64] @ 0x40 │ │ │ │ ldr r2, [r3, #40] @ 0x28 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 2994c │ │ │ │ - vldr d7, [r3, #104] @ 0x68 │ │ │ │ + beq 29884 │ │ │ │ ldr r0, [r3, #48] @ 0x30 │ │ │ │ - vsub.f64 d7, d7, d6 │ │ │ │ - vstr d7, [r3, #104] @ 0x68 │ │ │ │ + vldr d16, [r3, #104] @ 0x68 │ │ │ │ + vsub.f64 d16, d16, d17 │ │ │ │ + vstr d16, [r3, #104] @ 0x68 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 278c8 │ │ │ │ - bl 1007c8 │ │ │ │ + beq 277dc │ │ │ │ + bl 10aad4 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 278c8 │ │ │ │ - ldr r3, [pc, #804] @ 29c78 │ │ │ │ + bne 277dc │ │ │ │ + ldr r3, [pc, #780] @ 29b98 │ │ │ │ add r3, pc, r3 │ │ │ │ vldr s15, [r3, #96] @ 0x60 │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ movls r2, #1 │ │ │ │ movhi r2, #0 │ │ │ │ str r2, [r3, #20] │ │ │ │ - b 278c8 │ │ │ │ - ldr r0, [pc, #772] @ 29c7c │ │ │ │ - add r0, pc, r0 │ │ │ │ - b 25cf0 │ │ │ │ + b 277dc │ │ │ │ ldr fp, [r8, #44] @ 0x2c │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ mov r0, fp │ │ │ │ - bl 240d4 │ │ │ │ - mov r9, r0 │ │ │ │ + bl 2400c │ │ │ │ + mov sl, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl ad824 │ │ │ │ - bl 240d4 │ │ │ │ + bl b37c4 │ │ │ │ + bl 2400c │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ - bl 240d4 │ │ │ │ - add r0, r9, r0 │ │ │ │ + bl 2400c │ │ │ │ + add r0, sl, r0 │ │ │ │ add r0, r0, #1 │ │ │ │ sub r0, r0, fp │ │ │ │ - bl 24020 │ │ │ │ - subs r9, r0, #0 │ │ │ │ - beq 29808 │ │ │ │ + bl 23f58 │ │ │ │ + subs sl, r0, #0 │ │ │ │ + beq 2972c │ │ │ │ ldr fp, [r8, #44] @ 0x2c │ │ │ │ mov r0, fp │ │ │ │ - bl 240d4 │ │ │ │ - str r0, [sp, #76] @ 0x4c │ │ │ │ + bl 2400c │ │ │ │ + mov r2, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl ad824 │ │ │ │ - bl 240d4 │ │ │ │ + str r2, [sp, #76] @ 0x4c │ │ │ │ + bl b37c4 │ │ │ │ + bl 2400c │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ mov r1, fp │ │ │ │ sub r2, r2, r0 │ │ │ │ - mov r0, r9 │ │ │ │ - bl 23d68 │ │ │ │ + mov r0, sl │ │ │ │ + bl 23ca0 │ │ │ │ ldr r2, [r8, #44] @ 0x2c │ │ │ │ - str r2, [sp, #76] @ 0x4c │ │ │ │ mov r0, r2 │ │ │ │ - bl 240d4 │ │ │ │ + str r2, [sp, #76] @ 0x4c │ │ │ │ + bl 2400c │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r2 │ │ │ │ - bl ad824 │ │ │ │ - bl 240d4 │ │ │ │ + bl b37c4 │ │ │ │ + bl 2400c │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ - ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ sub fp, fp, r0 │ │ │ │ - strb r3, [r9, fp] │ │ │ │ - mov r0, r9 │ │ │ │ - bl 24434 │ │ │ │ + mov r0, sl │ │ │ │ + ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ + strb r3, [sl, fp] │ │ │ │ + bl 2436c │ │ │ │ ldr r1, [r8, #44] @ 0x2c │ │ │ │ - mov r0, r9 │ │ │ │ - bl 251c0 │ │ │ │ + mov r0, sl │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - beq 2a0b0 │ │ │ │ - mov r1, r9 │ │ │ │ + beq 29fcc │ │ │ │ + mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ - bl ae84c │ │ │ │ - ldr r2, [pc, #556] @ 29c80 │ │ │ │ - mov r3, r9 │ │ │ │ - add r2, pc, r2 │ │ │ │ + bl b4934 │ │ │ │ + ldr r2, [pc, #536] @ 29b9c │ │ │ │ + mov r3, sl │ │ │ │ mov r1, #6 │ │ │ │ mov r0, #1 │ │ │ │ - bl ab6e0 │ │ │ │ - mov r0, r9 │ │ │ │ - bl 24c8c │ │ │ │ - b 29808 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + mov r0, sl │ │ │ │ + bl 24bb8 │ │ │ │ + b 2972c │ │ │ │ ldr r0, [r5, #36] @ 0x24 │ │ │ │ - bl 102d18 │ │ │ │ - ldr r1, [pc, #516] @ 29c84 │ │ │ │ - vldr d1, [pc, #468] @ 29c58 │ │ │ │ - add r1, pc, r1 │ │ │ │ - vldr d0, [pc, #468] @ 29c60 │ │ │ │ + bl 10d238 │ │ │ │ vmov s4, r0 │ │ │ │ + vmov.i64 d0, #0x0000000000000000 │ │ │ │ mov r0, r8 │ │ │ │ + ldr r1, [pc, #484] @ 29ba0 │ │ │ │ + vldr d1, [pc, #456] @ 29b88 │ │ │ │ + add r1, pc, r1 │ │ │ │ vcvt.f64.s32 d2, s4 │ │ │ │ - bl 380b0 │ │ │ │ - b 2828c │ │ │ │ + bl 38ab0 │ │ │ │ + b 281a8 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 29d04 │ │ │ │ + bne 29c20 │ │ │ │ mov r3, #0 │ │ │ │ - ldr r2, [pc, #468] @ 29c88 │ │ │ │ + ldr r2, [pc, #448] @ 29ba4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r2, [r2, #16] │ │ │ │ cmp r2, #0 │ │ │ │ - bne 28104 │ │ │ │ - b 280e8 │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - bl af080 │ │ │ │ - str r4, [r7, #16] │ │ │ │ - b 280c8 │ │ │ │ + bne 28020 │ │ │ │ + b 28004 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, #9 │ │ │ │ - bl 74014 │ │ │ │ - b 27c44 │ │ │ │ + bl 77250 │ │ │ │ + b 27b58 │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + bl b5248 │ │ │ │ + str r4, [r7, #16] │ │ │ │ + b 27fe4 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #3 │ │ │ │ - bl 74014 │ │ │ │ - ldr r3, [pc, #436] @ 29cac │ │ │ │ + bl 77250 │ │ │ │ + ldr r3, [pc, #416] @ 29bc8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #1116] @ 0x45c │ │ │ │ cmp r3, #2 │ │ │ │ - bne 28960 │ │ │ │ + bne 287b0 │ │ │ │ vldr s15, [r5, #572] @ 0x23c │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne 28960 │ │ │ │ + bne 287b0 │ │ │ │ ldr r3, [r5, #576] @ 0x240 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 29244 │ │ │ │ - b 28960 │ │ │ │ - ldr r2, [pc, #352] @ 29c8c │ │ │ │ + beq 29188 │ │ │ │ + b 287b0 │ │ │ │ + ldr r2, [pc, #332] @ 29ba8 │ │ │ │ mov r1, #2 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #9 │ │ │ │ - bl ab6e0 │ │ │ │ - vldr s14, [sl, #96] @ 0x60 │ │ │ │ - vldr s25, [pc, #292] @ 29c68 │ │ │ │ - vneg.f32 s14, s14 │ │ │ │ - vldr d13, [pc, #276] @ 29c60 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - vstr d7, [r8, #104] @ 0x68 │ │ │ │ - b 27a84 │ │ │ │ - ldr r2, [pc, #308] @ 29c90 │ │ │ │ - mov r1, #1 │ │ │ │ + vmov.i64 d13, #0x0000000000000000 │ │ │ │ + vldr s23, [pc, #292] @ 29b90 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + vldr s15, [sl, #96] @ 0x60 │ │ │ │ + vneg.f32 s15, s15 │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ + vstr d16, [r8, #104] @ 0x68 │ │ │ │ + b 27998 │ │ │ │ + ldr r2, [pc, #288] @ 29bac │ │ │ │ + mov r1, #1 │ │ │ │ mov r0, r1 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ str r5, [r4, #428] @ 0x1ac │ │ │ │ - b 25e7c │ │ │ │ + b 25db8 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r2 │ │ │ │ - bl 3b2d8 │ │ │ │ - bl 3b1d0 │ │ │ │ - b 28960 │ │ │ │ - ldr r4, [pc, #260] @ 29c94 │ │ │ │ - ldr r2, [pc, #260] @ 29c98 │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r4, #20] │ │ │ │ - add r2, pc, r2 │ │ │ │ + bl 3bf78 │ │ │ │ + bl 3be30 │ │ │ │ + b 287b0 │ │ │ │ + ldr r4, [pc, #240] @ 29bb0 │ │ │ │ mov r1, #6 │ │ │ │ mov r0, #0 │ │ │ │ + ldr r2, [pc, #232] @ 29bb4 │ │ │ │ ldr r9, [sp, #56] @ 0x38 │ │ │ │ - bl ab6e0 │ │ │ │ + add r4, pc, r4 │ │ │ │ + ldr r3, [r4, #20] │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ ldr r3, [r4, #1180] @ 0x49c │ │ │ │ cmp r3, #0 │ │ │ │ - beq 284e0 │ │ │ │ - ldr r3, [pc, #220] @ 29c9c │ │ │ │ + beq 28400 │ │ │ │ + ldr r3, [pc, #200] @ 29bb8 │ │ │ │ + mov r5, #0 │ │ │ │ movw r2, #65331 @ 0xff33 │ │ │ │ + movw r0, #65330 @ 0xff32 │ │ │ │ + str r5, [r4, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #448] @ 0x1c0 │ │ │ │ - movw r0, #65330 @ 0xff32 │ │ │ │ - cmp r3, #0 │ │ │ │ + cmp r3, r5 │ │ │ │ moveq r0, r2 │ │ │ │ - mov r5, #0 │ │ │ │ - str r5, [r4, #20] │ │ │ │ - bl 375e8 │ │ │ │ + bl 37f80 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 1b5b4c │ │ │ │ + bl 1c7b38 │ │ │ │ str r5, [r4, #1180] @ 0x49c │ │ │ │ - b 26c9c │ │ │ │ + b 26bd0 │ │ │ │ + ldr r3, [pc, #148] @ 29bbc │ │ │ │ + add r3, pc, r3 │ │ │ │ + vstr s24, [r3, #96] @ 0x60 │ │ │ │ + b 28a90 │ │ │ │ mov r2, #0 │ │ │ │ - mov r0, r2 │ │ │ │ mov r1, #1 │ │ │ │ - bl 3b2d8 │ │ │ │ + mov r0, r2 │ │ │ │ + bl 3bf78 │ │ │ │ mov r5, r0 │ │ │ │ - ldr r0, [pc, #148] @ 29ca0 │ │ │ │ + ldr r0, [pc, #116] @ 29bc0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 2f918 │ │ │ │ + bl 2fd7c │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b1d0 │ │ │ │ - b 28930 │ │ │ │ - ldr r3, [pc, #124] @ 29ca4 │ │ │ │ - add r3, pc, r3 │ │ │ │ - vstr s23, [r3, #96] @ 0x60 │ │ │ │ - b 28b74 │ │ │ │ - ldr r3, [pc, #112] @ 29ca8 │ │ │ │ + bl 3be30 │ │ │ │ + b 28780 │ │ │ │ + ldr r3, [pc, #92] @ 29bc4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #44] @ 0x2c │ │ │ │ - bl ad824 │ │ │ │ + bl b37c4 │ │ │ │ mov r1, r0 │ │ │ │ - b 27570 │ │ │ │ + b 27480 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mvngt r0, #0 │ │ │ │ ldmibls r9, {r1, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ svccc 0x00a99999 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subsmi r0, r9, r0 │ │ │ │ - ... │ │ │ │ - svclt 0x00800000 │ │ │ │ - mvngt r0, #0 │ │ │ │ - eorseq r6, r1, r0, lsr r7 │ │ │ │ - eorseq r6, r1, r8, ror #13 │ │ │ │ - andseq pc, r9, r4, lsr #6 │ │ │ │ - andseq pc, r9, r4, lsr #19 │ │ │ │ - mulseq fp, ip, r8 │ │ │ │ - eorseq r6, r1, r8, lsl #11 │ │ │ │ - andseq pc, r9, r0, lsr #31 │ │ │ │ - andseq pc, r9, ip, lsl #13 │ │ │ │ - eorseq r6, r1, r8, lsr #9 │ │ │ │ - andseq r0, sl, r4, asr #1 │ │ │ │ - mlaseq r1, r8, ip, lr │ │ │ │ - eorseq r6, r1, ip, lsr #8 │ │ │ │ - eorseq r6, r1, r4, lsl r4 │ │ │ │ - eorseq lr, r1, r4, lsr #24 │ │ │ │ - andeq r1, r0, r4, ror #21 │ │ │ │ - eorseq lr, r1, r4, lsr #22 │ │ │ │ - andseq pc, fp, ip, asr #15 │ │ │ │ - andeq r1, r0, r4, ror r8 │ │ │ │ - andeq r1, r0, r4, asr #20 │ │ │ │ - andseq pc, r9, ip, asr #18 │ │ │ │ - andseq pc, r9, r0, ror #26 │ │ │ │ - eorseq lr, r1, r0, asr #20 │ │ │ │ - andseq pc, r9, r4, asr r5 @ │ │ │ │ - eorseq lr, r1, r8, lsl sl │ │ │ │ - eorseq r6, r1, r4, ror #3 │ │ │ │ - ldrsbteq r6, [r1], -r0 │ │ │ │ - ldrsbteq lr, [r1], -r8 │ │ │ │ - ldrhteq lr, [r1], -r8 │ │ │ │ - eorseq r6, r1, r4, lsl #3 │ │ │ │ - eorseq lr, r1, r4, ror #18 │ │ │ │ - eorseq r6, r1, r0, lsr r1 │ │ │ │ - eorseq lr, r1, r8, lsr #18 │ │ │ │ - andseq pc, r9, ip, asr #8 │ │ │ │ - ldrshteq lr, [r1], -ip │ │ │ │ - eorseq r6, r1, r4, asr #1 │ │ │ │ - ldrhteq r6, [r1], -r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + ldrshteq r6, [r3], -r8 │ │ │ │ + ldrhteq r6, [r3], -r0 │ │ │ │ + @ instruction: 0x001b1cbc │ │ │ │ + @ instruction: 0x001c4bb0 │ │ │ │ + eorseq r6, r3, r8, asr r6 │ │ │ │ + @ instruction: 0x001b22b4 │ │ │ │ + andseq r1, fp, r8, lsr #19 │ │ │ │ + eorseq r6, r3, ip, ror #10 │ │ │ │ + @ instruction: 0x001b23d8 │ │ │ │ + eorseq lr, r3, ip, asr sp │ │ │ │ + eorseq r6, r3, r4, lsl r5 │ │ │ │ + eorseq r6, r3, ip, ror #9 │ │ │ │ + ldrshteq lr, [r3], -r4 │ │ │ │ + ldrdeq r1, [r0], -r0 │ │ │ │ + eorseq lr, r3, r8, lsl #24 │ │ │ │ + @ instruction: 0x001d1afc │ │ │ │ + andeq r1, r0, r0, ror #16 │ │ │ │ + andeq r1, r0, r0, lsr sl │ │ │ │ + andseq r1, fp, ip, ror ip │ │ │ │ + andseq r2, fp, ip, lsl #1 │ │ │ │ + eorseq lr, r3, r4, lsr #22 │ │ │ │ + andseq r1, fp, r8, lsl #17 │ │ │ │ + ldrshteq lr, [r3], -ip │ │ │ │ + eorseq r6, r3, r8, asr #5 │ │ │ │ + ldrhteq r6, [r3], -r4 │ │ │ │ + ldrhteq lr, [r3], -ip │ │ │ │ + mlaseq r3, ip, sl, lr │ │ │ │ + eorseq r6, r3, r8, ror #4 │ │ │ │ + eorseq lr, r3, r8, asr #20 │ │ │ │ + eorseq r6, r3, r4, lsl r2 │ │ │ │ + eorseq lr, r3, ip, lsl #20 │ │ │ │ + andseq r1, fp, r0, lsl #15 │ │ │ │ + eorseq lr, r3, r0, ror #19 │ │ │ │ + eorseq r6, r3, r8, lsr #3 │ │ │ │ + mlaseq r3, r4, r1, r6 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #3 │ │ │ │ - bl 74014 │ │ │ │ - ldr r3, [pc, #-108] @ 29cac │ │ │ │ + bl 77250 │ │ │ │ + ldr r3, [pc, #-108] @ 29bc8 │ │ │ │ ldr r4, [r6, r3] │ │ │ │ ldr r3, [r4, #1148] @ 0x47c │ │ │ │ cmp r3, #1 │ │ │ │ - beq 29d30 │ │ │ │ + beq 29c4c │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 74014 │ │ │ │ - ldr r3, [pc, #-136] @ 29cb0 │ │ │ │ + bl 77250 │ │ │ │ + ldr r3, [pc, #-136] @ 29bcc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 29aa8 │ │ │ │ + beq 299d8 │ │ │ │ ldr r2, [r4, #1116] @ 0x45c │ │ │ │ cmp r2, #0 │ │ │ │ - beq 29aac │ │ │ │ - b 28104 │ │ │ │ + beq 299dc │ │ │ │ + b 28020 │ │ │ │ ldrd r2, [r3, #32] │ │ │ │ sub r5, r9, #8 │ │ │ │ + mov r0, r5 │ │ │ │ strd r2, [sp, #8] │ │ │ │ - ldr r3, [pc, #-180] @ 29cb4 │ │ │ │ mov r2, #1 │ │ │ │ + ldr r3, [pc, #-188] @ 29bd0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #256 @ 0x100 │ │ │ │ mov r1, r3 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-208] @ 29cb8 │ │ │ │ - ldr r3, [pc, #-208] @ 29cbc │ │ │ │ - ldr r2, [r6, r2] │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ + ldr r3, [pc, #-208] @ 29bd4 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r3, [r6, r3] │ │ │ │ + ldr r1, [r3] │ │ │ │ + ldr r3, [pc, #-220] @ 29bd8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r1, [r2] │ │ │ │ ldr r0, [r3] │ │ │ │ - mov r2, r5 │ │ │ │ - bl 90a3c │ │ │ │ - b 292ac │ │ │ │ + bl 95308 │ │ │ │ + b 291f0 │ │ │ │ mov r2, #1 │ │ │ │ - str r2, [r3, #568] @ 0x238 │ │ │ │ - ldr r2, [pc, #-244] @ 29cc0 │ │ │ │ mov r1, #2 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #9 │ │ │ │ - bl ab6e0 │ │ │ │ - b 27a40 │ │ │ │ + str r2, [r3, #568] @ 0x238 │ │ │ │ + ldr r2, [pc, #-252] @ 29bdc │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 27954 │ │ │ │ ldr r0, [r5, #32] │ │ │ │ - bl 1b69ac │ │ │ │ + bl 1c89d0 │ │ │ │ cmp r0, r7 │ │ │ │ mov r8, r0 │ │ │ │ - beq 29284 │ │ │ │ + beq 291c8 │ │ │ │ ldr r3, [r5, #1240] @ 0x4d8 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 29df0 │ │ │ │ + beq 29d0c │ │ │ │ ldr r2, [r5, #44] @ 0x2c │ │ │ │ cmp r2, #0 │ │ │ │ - beq 2a54c │ │ │ │ - ldr r2, [pc, #-308] @ 29cc4 │ │ │ │ + beq 2a764 │ │ │ │ + ldr r2, [pc, #-308] @ 29be0 │ │ │ │ mov r3, r8 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #5 │ │ │ │ mov r0, #1 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r7, r8 │ │ │ │ - b 29284 │ │ │ │ - ldr r3, [pc, #-336] @ 29cc8 │ │ │ │ - ldr r2, [pc, #-336] @ 29ccc │ │ │ │ + b 291c8 │ │ │ │ + ldr r3, [pc, #-336] @ 29be4 │ │ │ │ + ldr r2, [pc, #-336] @ 29be8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r3, #528] @ 0x210 │ │ │ │ add r2, pc, r2 │ │ │ │ - cmp r1, #0 │ │ │ │ str r2, [r3] │ │ │ │ - beq 29e3c │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 29d58 │ │ │ │ ldr r3, [r4, #1276] @ 0x4fc │ │ │ │ cmn r3, #1 │ │ │ │ - beq 2a530 │ │ │ │ - ldr r3, [pc, #-372] @ 29cd0 │ │ │ │ + beq 2a410 │ │ │ │ + ldr r3, [pc, #-372] @ 29bec │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r3, #52] @ 0x34 │ │ │ │ cmp r1, #0 │ │ │ │ - beq 29e64 │ │ │ │ - ldr r4, [pc, #-388] @ 29cd4 │ │ │ │ + beq 29d80 │ │ │ │ + ldr r4, [pc, #-388] @ 29bf0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, #1216] @ 0x4c0 │ │ │ │ cmn r3, #1 │ │ │ │ - beq 2a53c │ │ │ │ - ldr r4, [pc, #-404] @ 29cd8 │ │ │ │ + beq 2a400 │ │ │ │ + ldr r4, [pc, #-404] @ 29bf4 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 17d750 │ │ │ │ + bl 18ccd0 │ │ │ │ str r0, [r4, #144] @ 0x90 │ │ │ │ - b 26c60 │ │ │ │ - ldr r5, [pc, #-424] @ 29cdc │ │ │ │ + b 26b94 │ │ │ │ + ldr r5, [pc, #-424] @ 29bf8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [r5, #528] @ 0x210 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 29e9c │ │ │ │ + beq 29db8 │ │ │ │ ldr r3, [r4, #1276] @ 0x4fc │ │ │ │ cmn r3, #1 │ │ │ │ - beq 2a514 │ │ │ │ - ldr r3, [pc, #-452] @ 29ce0 │ │ │ │ + beq 2a3e4 │ │ │ │ + ldr r3, [pc, #-452] @ 29bfc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #52] @ 0x34 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 26c78 │ │ │ │ - ldr r4, [pc, #-468] @ 29ce4 │ │ │ │ + beq 26bac │ │ │ │ + ldr r4, [pc, #-468] @ 29c00 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, #1216] @ 0x4c0 │ │ │ │ cmn r3, #1 │ │ │ │ - bne 26c48 │ │ │ │ + bne 26b7c │ │ │ │ ldr r0, [r4, #32] │ │ │ │ mov r1, #1 │ │ │ │ - bl 195cc4 │ │ │ │ + bl 1a6214 │ │ │ │ str r0, [r4, #1216] @ 0x4c0 │ │ │ │ - b 26c48 │ │ │ │ + b 26b7c │ │ │ │ ldr r1, [r5, #528] @ 0x210 │ │ │ │ cmp r1, #0 │ │ │ │ - beq 29ef0 │ │ │ │ + beq 29e0c │ │ │ │ ldr r3, [r4, #1276] @ 0x4fc │ │ │ │ cmn r3, #1 │ │ │ │ - beq 2a4b8 │ │ │ │ - ldr r3, [pc, #-528] @ 29ce8 │ │ │ │ + beq 2a3cc │ │ │ │ + ldr r3, [pc, #-528] @ 29c04 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r3, #52] @ 0x34 │ │ │ │ cmp r1, #0 │ │ │ │ - beq 26c60 │ │ │ │ - ldr r4, [pc, #-544] @ 29cec │ │ │ │ + beq 26b94 │ │ │ │ + ldr r4, [pc, #-544] @ 29c08 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, #1216] @ 0x4c0 │ │ │ │ cmn r3, #1 │ │ │ │ - bne 26c30 │ │ │ │ + bne 26b64 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 15d7f0 │ │ │ │ + bl 16b74c │ │ │ │ str r0, [r4, #1216] @ 0x4c0 │ │ │ │ - b 26c30 │ │ │ │ - ldr r3, [pc, #-576] @ 29cf0 │ │ │ │ - ldr r2, [pc, #-576] @ 29cf4 │ │ │ │ + b 26b64 │ │ │ │ + ldr r3, [pc, #-576] @ 29c0c │ │ │ │ + ldr r2, [pc, #-576] @ 29c10 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r3, #528] @ 0x210 │ │ │ │ add r2, pc, r2 │ │ │ │ - cmp r1, #0 │ │ │ │ str r2, [r3] │ │ │ │ - beq 29f54 │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 29e70 │ │ │ │ ldr r3, [r4, #1276] @ 0x4fc │ │ │ │ cmn r3, #1 │ │ │ │ - beq 2a508 │ │ │ │ - ldr r4, [pc, #-612] @ 29cf8 │ │ │ │ + beq 2a41c │ │ │ │ + ldr r5, [pc, #-612] @ 29c14 │ │ │ │ mvn r3, #2 │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r1, [r4, #52] @ 0x34 │ │ │ │ - str r3, [r4, #420] @ 0x1a4 │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 29f84 │ │ │ │ - ldr r5, [pc, #-636] @ 29cfc │ │ │ │ add r5, pc, r5 │ │ │ │ - ldr r3, [r5, #1216] @ 0x4c0 │ │ │ │ + ldr r1, [r5, #52] @ 0x34 │ │ │ │ + str r3, [r5, #420] @ 0x1a4 │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 29ea0 │ │ │ │ + ldr r4, [pc, #-636] @ 29c18 │ │ │ │ + add r4, pc, r4 │ │ │ │ + ldr r3, [r4, #1216] @ 0x4c0 │ │ │ │ cmn r3, #1 │ │ │ │ - beq 2a4a4 │ │ │ │ - ldr r4, [pc, #-652] @ 29d00 │ │ │ │ + beq 2a428 │ │ │ │ + ldr r4, [pc, #-652] @ 29c1c │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 17b2c4 │ │ │ │ + bl 18a6c4 │ │ │ │ str r0, [r4, #144] @ 0x90 │ │ │ │ - b 26c78 │ │ │ │ - vldr d5, [pc, #1004] @ 2a390 │ │ │ │ - vcmpe.f64 d6, d5 │ │ │ │ + b 26bac │ │ │ │ + vldr d17, [pc, #1000] @ 2a2a8 │ │ │ │ + vcmpe.f64 d16, d17 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble 28bc8 │ │ │ │ - ldr r3, [pc, #1004] @ 2a3a0 │ │ │ │ + ble 28ae8 │ │ │ │ + ldr r3, [pc, #1000] @ 2a2b8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #1272] @ 0x4f8 │ │ │ │ cmp r3, #0 │ │ │ │ - blt 2a2f0 │ │ │ │ - ldr r3, [pc, #988] @ 2a3a4 │ │ │ │ - ldr r2, [pc, #988] @ 2a3a8 │ │ │ │ + blt 2a20c │ │ │ │ + ldr r3, [pc, #984] @ 2a2bc │ │ │ │ + str r4, [sp, #84] @ 0x54 │ │ │ │ + ldr r2, [pc, #980] @ 2a2c0 │ │ │ │ + ldr r8, [pc, #980] @ 2a2c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ - ldr r3, [pc, #976] @ 2a3ac │ │ │ │ - ldr r8, [pc, #976] @ 2a3b0 │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #964] @ 2a2c8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ sub r3, r9, #24 │ │ │ │ - str r4, [sp, #84] @ 0x54 │ │ │ │ - add r8, pc, r8 │ │ │ │ mov r4, r3 │ │ │ │ - b 2a038 │ │ │ │ + b 29f54 │ │ │ │ ldr r0, [r8, #1272] @ 0x4f8 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r4 │ │ │ │ - bl 235f4 │ │ │ │ + bl 23538 │ │ │ │ cmp r0, #4 │ │ │ │ - beq 2a030 │ │ │ │ - bl 23b70 <__errno_location@plt> │ │ │ │ + beq 29f4c │ │ │ │ + bl 23aa8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ - bl 23a8c │ │ │ │ + bl 239c4 │ │ │ │ mov r1, #1 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl ab6e0 │ │ │ │ - bl 15a150 │ │ │ │ - vsub.f32 s23, s23, s0 │ │ │ │ - vcmpe.f32 s23, #0.0 │ │ │ │ + bl b155c │ │ │ │ + bl 167dd4 │ │ │ │ + vsub.f32 s24, s24, s0 │ │ │ │ + vcmpe.f32 s24, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bgt 29ff8 │ │ │ │ + bgt 29f14 │ │ │ │ ldr r4, [sp, #84] @ 0x54 │ │ │ │ - ldr r3, [pc, #868] @ 2a3b4 │ │ │ │ + ldr r3, [pc, #864] @ 2a2cc │ │ │ │ add r3, pc, r3 │ │ │ │ - vstr s23, [r3, #96] @ 0x60 │ │ │ │ - b 28bc8 │ │ │ │ + vstr s24, [r3, #96] @ 0x60 │ │ │ │ + b 28ae8 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 166f84 │ │ │ │ + bl 17540c │ │ │ │ mov r0, #5 │ │ │ │ - bl 1673e4 │ │ │ │ + bl 1758c8 │ │ │ │ mov r0, #4 │ │ │ │ - bl 1673e4 │ │ │ │ - b 2877c │ │ │ │ - bl 23b70 <__errno_location@plt> │ │ │ │ + bl 1758c8 │ │ │ │ + b 2887c │ │ │ │ + bl 23aa8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ - bl 23a8c │ │ │ │ - ldr r2, [pc, #804] @ 2a3b8 │ │ │ │ + bl 239c4 │ │ │ │ + ldr r2, [pc, #800] @ 2a2d0 │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ ldr r0, [r4, #1272] @ 0x4f8 │ │ │ │ - bl 21cec │ │ │ │ - b 26794 │ │ │ │ - mov r0, r9 │ │ │ │ - bl 24c8c │ │ │ │ - b 2981c │ │ │ │ - ldr r3, [pc, #760] @ 2a3bc │ │ │ │ + bl 21c54 │ │ │ │ + b 266c4 │ │ │ │ + mov r0, sl │ │ │ │ + bl 24bb8 │ │ │ │ + b 29740 │ │ │ │ + ldr r3, [pc, #756] @ 2a2d4 │ │ │ │ mov r1, #1 │ │ │ │ - add r3, pc, r3 │ │ │ │ mov r0, #6 │ │ │ │ - bl 37eec │ │ │ │ - bl 35bfc │ │ │ │ - b 2889c │ │ │ │ - ldr r2, [pc, #736] @ 2a3c0 │ │ │ │ + add r3, pc, r3 │ │ │ │ + bl 388cc │ │ │ │ + bl 36408 │ │ │ │ + b 286ec │ │ │ │ + ldr r2, [pc, #732] @ 2a2d8 │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, r1 │ │ │ │ - bl ab6e0 │ │ │ │ - b 26f94 │ │ │ │ - bl ae04c │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 26ec0 │ │ │ │ + bl b40a4 │ │ │ │ str r0, [r8, #12] │ │ │ │ - b 2656c │ │ │ │ - bl af968 │ │ │ │ - ldr r3, [pc, #700] @ 2a3c4 │ │ │ │ + b 2649c │ │ │ │ + bl b5bf4 │ │ │ │ + ldr r3, [pc, #696] @ 2a2dc │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r3, #44] @ 0x2c │ │ │ │ - b 2603c │ │ │ │ - ldr r2, [pc, #688] @ 2a3c8 │ │ │ │ + b 25f78 │ │ │ │ + ldr r2, [pc, #684] @ 2a2e0 │ │ │ │ cmp r3, #2 │ │ │ │ - add r2, pc, r2 │ │ │ │ ldr sl, [sp, #48] @ 0x30 │ │ │ │ + add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ - beq 2a500 │ │ │ │ + beq 2a3c4 │ │ │ │ cmp r3, #3 │ │ │ │ - beq 2a45c │ │ │ │ + beq 2a37c │ │ │ │ cmp r3, #1 │ │ │ │ - bne 2a440 │ │ │ │ + bne 2a34c │ │ │ │ ldr r4, [r4, #48] @ 0x30 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 2a440 │ │ │ │ - ldr r5, [pc, #640] @ 2a3cc │ │ │ │ + beq 2a34c │ │ │ │ + ldr r5, [pc, #636] @ 2a2e4 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r5, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ cmpne r0, r4 │ │ │ │ - beq 2a178 │ │ │ │ - bl 100e88 │ │ │ │ + beq 2a094 │ │ │ │ + bl 10b1ec │ │ │ │ ldr r0, [r5, #36] @ 0x24 │ │ │ │ mvn r1, #1 │ │ │ │ - bl ac7ac │ │ │ │ + bl b26e8 │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ mvn r2, #1 │ │ │ │ str r2, [r3, #84] @ 0x54 │ │ │ │ - ldr r5, [pc, #592] @ 2a3d0 │ │ │ │ + ldr r5, [pc, #588] @ 2a2e8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r5, #56] @ 0x38 │ │ │ │ cmp r0, #0 │ │ │ │ cmpne r0, r4 │ │ │ │ - beq 2a1a0 │ │ │ │ - bl 100e88 │ │ │ │ + beq 2a0bc │ │ │ │ + bl 10b1ec │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ mvn r2, #1 │ │ │ │ str r2, [r3, #84] @ 0x54 │ │ │ │ - ldr r3, [pc, #556] @ 2a3d4 │ │ │ │ + ldr r3, [pc, #552] @ 2a2ec │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 15ad94 │ │ │ │ + bl 168acc │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 2a83c │ │ │ │ - bl 15a0b4 │ │ │ │ - ldr r6, [pc, #528] @ 2a3d8 │ │ │ │ - ldr r2, [pc, #528] @ 2a3dc │ │ │ │ - ldr r8, [pc, #528] @ 2a3e0 │ │ │ │ - ldr r7, [pc, #528] @ 2a3e4 │ │ │ │ - ldr r9, [sp, #44] @ 0x2c │ │ │ │ - add r2, pc, r2 │ │ │ │ + beq 2a79c │ │ │ │ + bl 167d30 │ │ │ │ + ldr r6, [pc, #524] @ 2a2f0 │ │ │ │ mov r3, #0 │ │ │ │ + ldr r2, [pc, #520] @ 2a2f4 │ │ │ │ + str r3, [r4, #28] │ │ │ │ + ldr r8, [pc, #516] @ 2a2f8 │ │ │ │ add r6, pc, r6 │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r7, pc, r7 │ │ │ │ str r3, [r4, #60] @ 0x3c │ │ │ │ - str r3, [r4, #28] │ │ │ │ + ldr r7, [pc, #508] @ 2a2fc │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [sp, #44] @ 0x2c │ │ │ │ + add r8, pc, r8 │ │ │ │ str r0, [r2, #32] │ │ │ │ str r0, [r2, #524] @ 0x20c │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 2a2b0 │ │ │ │ + bne 2a1cc │ │ │ │ sub r2, sl, #24 │ │ │ │ sub r1, sl, #32 │ │ │ │ mov r0, r4 │ │ │ │ - bl 101a2c │ │ │ │ + bl 10be18 │ │ │ │ vldr d0, [sl, #-24] @ 0xffffffe8 │ │ │ │ str r0, [sl, #-28] @ 0xffffffe4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 36384 │ │ │ │ + bl 36bd0 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 2a2b0 │ │ │ │ + bne 2a1cc │ │ │ │ ldr r3, [r6, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ sub r2, r3, #6 │ │ │ │ cmp r3, #3 │ │ │ │ cmpne r2, #1 │ │ │ │ - bhi 2a250 │ │ │ │ + bhi 2a16c │ │ │ │ ldr r3, [r8, #520] @ 0x208 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 2a42c │ │ │ │ + beq 2a368 │ │ │ │ ldr r2, [sl, #-28] @ 0xffffffe4 │ │ │ │ cmp r2, #0 │ │ │ │ - ble 2a278 │ │ │ │ + ble 2a194 │ │ │ │ ldr r1, [sl, #-32] @ 0xffffffe0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 15a380 │ │ │ │ + bl 168008 │ │ │ │ ldr r0, [sl, #-28] @ 0xffffffe4 │ │ │ │ ldr r2, [r7, #32] │ │ │ │ asr r1, r0, #31 │ │ │ │ - bl 345b4 │ │ │ │ - ldr r3, [pc, #360] @ 2a3e8 │ │ │ │ + bl 34ca4 │ │ │ │ + ldr r3, [pc, #356] @ 2a300 │ │ │ │ ldr fp, [r9, r3] │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ - ble 2a1f8 │ │ │ │ - ldr r3, [pc, #344] @ 2a3ec │ │ │ │ + ble 2a114 │ │ │ │ + ldr r3, [pc, #340] @ 2a304 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ - bl 10357c │ │ │ │ + bl 10daa8 │ │ │ │ cmn r0, #1 │ │ │ │ - beq 2a1f8 │ │ │ │ + beq 2a114 │ │ │ │ ldr r2, [fp] │ │ │ │ cmp r2, r0 │ │ │ │ - bgt 2a1f8 │ │ │ │ + bgt 2a114 │ │ │ │ mov r0, r5 │ │ │ │ - bl 15ae38 │ │ │ │ - bl 34168 │ │ │ │ - ldr r2, [pc, #300] @ 2a3f0 │ │ │ │ + bl 168b7c │ │ │ │ + bl 34810 │ │ │ │ + ldr r2, [pc, #296] @ 2a308 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, #1 │ │ │ │ - bl ab6e0 │ │ │ │ + bl b155c │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #2 │ │ │ │ - b 26160 │ │ │ │ + b 2609c │ │ │ │ mov r2, #1 │ │ │ │ str fp, [sp, #56] @ 0x38 │ │ │ │ - str r2, [r3, #20] │ │ │ │ ldr fp, [sp, #72] @ 0x48 │ │ │ │ - b 26f94 │ │ │ │ - ldr r3, [pc, #252] @ 2a3f4 │ │ │ │ - ldr r2, [pc, #252] @ 2a3f8 │ │ │ │ + str r2, [r3, #20] │ │ │ │ + b 26ec0 │ │ │ │ + ldr r3, [pc, #248] @ 2a30c │ │ │ │ + ldr r2, [pc, #248] @ 2a310 │ │ │ │ + vldr s15, [pc, #148] @ 2a2b0 │ │ │ │ add r3, pc, r3 │ │ │ │ + vldr s25, [pc, #144] @ 2a2b4 │ │ │ │ add r2, pc, r2 │ │ │ │ - vldr s15, [pc, #144] @ 2a398 │ │ │ │ str r2, [r3] │ │ │ │ ldr r3, [r3, #484] @ 0x1e4 │ │ │ │ - vldr s25, [pc, #136] @ 2a39c │ │ │ │ cmp r3, #0 │ │ │ │ - vmovne.f32 s22, s15 │ │ │ │ - vmoveq.f32 s22, s14 │ │ │ │ - b 2a33c │ │ │ │ - vsub.f32 s15, s23, s22 │ │ │ │ + vseleq.f32 s23, s14, s15 │ │ │ │ + b 2a254 │ │ │ │ + vsub.f32 s15, s24, s23 │ │ │ │ vmul.f32 s15, s15, s25 │ │ │ │ vcvt.s32.f32 s15, s15 │ │ │ │ vmov r0, s15 │ │ │ │ - bl 159f6c │ │ │ │ - bl 15a150 │ │ │ │ - vsub.f32 s23, s23, s0 │ │ │ │ - vcmpe.f32 s23, s22 │ │ │ │ + bl 167bec │ │ │ │ + bl 167dd4 │ │ │ │ + vsub.f32 s24, s24, s0 │ │ │ │ + vcmpe.f32 s24, s23 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bgt 2a320 │ │ │ │ - ldr r3, [pc, #172] @ 2a3fc │ │ │ │ + bgt 2a238 │ │ │ │ + ldr r3, [pc, #172] @ 2a314 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #484] @ 0x1e4 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 2a048 │ │ │ │ - vcmpe.f32 s23, #0.0 │ │ │ │ - ldr r2, [pc, #152] @ 2a400 │ │ │ │ + beq 29f64 │ │ │ │ + vcmpe.f32 s24, #0.0 │ │ │ │ + ldr r2, [pc, #152] @ 2a318 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bpl 2a380 │ │ │ │ - b 2a848 │ │ │ │ - bl 15a150 │ │ │ │ - vsub.f32 s23, s23, s0 │ │ │ │ - vcmpe.f32 s23, #0.0 │ │ │ │ + str r2, [r3] │ │ │ │ + bpl 2a298 │ │ │ │ + b 2a784 │ │ │ │ + bl 167dd4 │ │ │ │ + vsub.f32 s24, s24, s0 │ │ │ │ + vcmpe.f32 s24, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bgt 2a378 │ │ │ │ - b 2a048 │ │ │ │ + bgt 2a290 │ │ │ │ + b 29f64 │ │ │ │ rscsle sl, r1, #252, 18 @ 0x3f0000 │ │ │ │ svccc 0x0050624d │ │ │ │ @ instruction: 0x3c343958 │ │ │ │ ldmdbmi r4!, {sl, sp}^ │ │ │ │ - eorseq r6, r1, r8, lsl #1 │ │ │ │ - mlaseq r1, r0, r8, lr │ │ │ │ - andseq pc, r9, r0, asr #13 │ │ │ │ - @ instruction: 0x0019f6bc │ │ │ │ - eorseq r6, r1, ip, asr #32 │ │ │ │ - eorseq r5, r1, ip, ror #31 │ │ │ │ - mulseq r9, ip, r0 │ │ │ │ - andseq pc, r9, ip, lsr sl @ │ │ │ │ - @ instruction: 0x0019f1d4 │ │ │ │ - eorseq lr, r1, r4, asr r7 │ │ │ │ - andseq pc, r9, r4, asr r3 @ │ │ │ │ - ldrshteq r5, [r1], -r0 │ │ │ │ - ldrhteq r5, [r1], -ip │ │ │ │ - eorseq r6, r1, ip, asr #7 │ │ │ │ - eorseq r5, r1, ip, asr lr │ │ │ │ - eorseq lr, r1, r4, lsl #13 │ │ │ │ - eorseq lr, r1, r8, ror r6 │ │ │ │ - eorseq r5, r1, r4, asr lr │ │ │ │ - andeq r1, r0, ip, ror #14 │ │ │ │ - eorseq r5, r1, r8, lsr #27 │ │ │ │ - andseq pc, r9, r4, lsr #1 │ │ │ │ - eorseq lr, r1, r0, ror #10 │ │ │ │ - @ instruction: 0x0019f3b8 │ │ │ │ - eorseq lr, r1, ip, lsl #10 │ │ │ │ - andseq pc, r9, ip, asr r3 @ │ │ │ │ - andseq pc, r9, r0, lsr r0 @ │ │ │ │ - eorseq r5, r1, ip, asr #23 │ │ │ │ - ldrsheq pc, [r9], -r4 @ │ │ │ │ - andseq pc, r9, r8, ror #11 │ │ │ │ - andseq lr, r9, r0, lsl #27 │ │ │ │ - andseq ip, r9, r4, ror sp │ │ │ │ - eorseq r5, r1, r0, ror pc │ │ │ │ - andeq r1, r0, r8, asr r9 │ │ │ │ - ldrshteq r5, [r1], -r4 │ │ │ │ - ldrshteq lr, [r1], -ip │ │ │ │ - mov r2, #4 │ │ │ │ - sub r1, sl, #28 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 15a380 │ │ │ │ - b 2a250 │ │ │ │ - ldr r2, [pc, #-68] @ 2a404 │ │ │ │ + eorseq r6, r3, ip, ror #2 │ │ │ │ + eorseq lr, r3, ip, ror #18 │ │ │ │ + andseq r1, fp, ip, ror #19 │ │ │ │ + eorseq r6, r3, r0, asr #2 │ │ │ │ + andseq r1, fp, r8, ror #19 │ │ │ │ + ldrsbteq r6, [r3], -r0 │ │ │ │ + andseq r1, fp, r8, asr #7 │ │ │ │ + andseq r1, fp, ip, ror #26 │ │ │ │ + andseq r1, fp, r4, lsl #10 │ │ │ │ + eorseq lr, r3, r8, lsr r8 │ │ │ │ + andseq r1, fp, r4, lsl #13 │ │ │ │ + ldrsbteq r5, [r3], -r4 │ │ │ │ + eorseq r5, r3, r0, lsr #31 │ │ │ │ + ldrhteq r6, [r3], -r0 │ │ │ │ + eorseq r5, r3, r8, asr #30 │ │ │ │ + eorseq lr, r3, ip, asr r7 │ │ │ │ + eorseq lr, r3, r4, asr r7 │ │ │ │ + eorseq r5, r3, r8, lsr #30 │ │ │ │ + andeq r1, r0, r8, asr r7 │ │ │ │ + eorseq r5, r3, ip, lsl #29 │ │ │ │ + @ instruction: 0x001b13d8 │ │ │ │ + eorseq lr, r3, r0, asr #12 │ │ │ │ + andseq r1, fp, r4, ror #13 │ │ │ │ + ldrshteq lr, [r3], -r4 │ │ │ │ + mulseq fp, r4, r6 │ │ │ │ + andseq r1, fp, r4, ror r3 │ │ │ │ + eorseq r5, r3, ip, lsr #25 │ │ │ │ + @ instruction: 0x001b13b8 │ │ │ │ + andseq r1, fp, ip, asr #19 │ │ │ │ + andseq r1, fp, r8, lsr #1 │ │ │ │ + mulseq sl, r4, r0 │ │ │ │ + eorseq r6, r3, r8, asr #32 │ │ │ │ + andeq r1, r0, r4, asr #18 │ │ │ │ + eorseq r5, r3, ip, asr #21 │ │ │ │ + ldrsbteq lr, [r3], -r0 │ │ │ │ + andeq r1, r0, r8, lsl #26 │ │ │ │ + andseq r0, fp, ip, asr #31 │ │ │ │ + ldr r2, [pc, #-56] @ 2a31c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ - bl ab6e0 │ │ │ │ + bl b155c │ │ │ │ mov r0, #3 │ │ │ │ - bl 37dd4 │ │ │ │ + bl 38790 │ │ │ │ + mov r2, #4 │ │ │ │ + sub r1, sl, #28 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 168008 │ │ │ │ + b 2a16c │ │ │ │ ldr r4, [r4, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 2a440 │ │ │ │ - ldr r5, [pc, #-104] @ 2a408 │ │ │ │ + beq 2a34c │ │ │ │ + ldr r5, [pc, #-112] @ 2a320 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ cmp r0, #0 │ │ │ │ cmpne r0, r4 │ │ │ │ - beq 2a144 │ │ │ │ - bl 100e88 │ │ │ │ - mov r2, #0 │ │ │ │ + beq 2a060 │ │ │ │ + bl 10b1ec │ │ │ │ ldr r0, [r5, #36] @ 0x24 │ │ │ │ + mov r2, #0 │ │ │ │ mvn r1, #1 │ │ │ │ - bl ac718 │ │ │ │ + bl b2620 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ mvn r2, #1 │ │ │ │ str r2, [r3, #84] @ 0x54 │ │ │ │ - b 2a144 │ │ │ │ - ldr r0, [r5, #32] │ │ │ │ - bl 17b1fc │ │ │ │ - str r0, [r5, #1216] @ 0x4c0 │ │ │ │ - str r0, [r4, #420] @ 0x1a4 │ │ │ │ - b 29f84 │ │ │ │ - bl 15d744 │ │ │ │ + b 2a060 │ │ │ │ + ldr r4, [r4, #52] @ 0x34 │ │ │ │ + b 2a380 │ │ │ │ + bl 16b67c │ │ │ │ ldr r1, [r5, #52] @ 0x34 │ │ │ │ + str r0, [r4, #1276] @ 0x4fc │ │ │ │ cmp r1, #0 │ │ │ │ + bne 29e20 │ │ │ │ + b 26b64 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 1a6214 │ │ │ │ + ldr r2, [r5, #52] @ 0x34 │ │ │ │ + str r0, [r4, #1276] @ 0x4fc │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 29dcc │ │ │ │ + b 26b7c │ │ │ │ + ldr r0, [r4, #32] │ │ │ │ + bl 18cd30 │ │ │ │ + str r0, [r4, #1216] @ 0x4c0 │ │ │ │ + b 29d80 │ │ │ │ + bl 18cbb8 │ │ │ │ + str r0, [r4, #1276] @ 0x4fc │ │ │ │ + b 29d58 │ │ │ │ + bl 18a4a0 │ │ │ │ str r0, [r4, #1276] @ 0x4fc │ │ │ │ - bne 29f04 │ │ │ │ - b 26c30 │ │ │ │ - ldr r2, [pc, #-204] @ 2a40c │ │ │ │ + b 29e70 │ │ │ │ + ldr r0, [r4, #32] │ │ │ │ + bl 18a5d8 │ │ │ │ + str r0, [r5, #420] @ 0x1a4 │ │ │ │ + str r0, [r4, #1216] @ 0x4c0 │ │ │ │ + b 29ea0 │ │ │ │ + vmov.i64 d16, #0x0000000000000000 │ │ │ │ + vmov.f64 d18, d16 │ │ │ │ + b 27180 │ │ │ │ + ldr r2, [pc, #-300] @ 2a324 │ │ │ │ mov r1, sl │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #1 │ │ │ │ mov r8, r3 │ │ │ │ ldr r9, [sp, #56] @ 0x38 │ │ │ │ str fp, [sp, #56] @ 0x38 │ │ │ │ ldr fp, [sp, #72] @ 0x48 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r8, #20] │ │ │ │ - b 26f94 │ │ │ │ - ldr r4, [r4, #52] @ 0x34 │ │ │ │ - b 2a460 │ │ │ │ - bl 17b0dc │ │ │ │ - str r0, [r4, #1276] @ 0x4fc │ │ │ │ - b 29f54 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 195cc4 │ │ │ │ - ldr r2, [r5, #52] @ 0x34 │ │ │ │ - cmp r2, #0 │ │ │ │ - str r0, [r4, #1276] @ 0x4fc │ │ │ │ - bne 29eb0 │ │ │ │ - b 26c48 │ │ │ │ - bl 17d648 │ │ │ │ - str r0, [r4, #1276] @ 0x4fc │ │ │ │ - b 29e3c │ │ │ │ - ldr r0, [r4, #32] │ │ │ │ - bl 17d7b0 │ │ │ │ - str r0, [r4, #1216] @ 0x4c0 │ │ │ │ - b 29e64 │ │ │ │ - ldr r3, [pc, #-324] @ 2a410 │ │ │ │ + b 26ec0 │ │ │ │ + ldr r2, [pc, #-344] @ 2a328 │ │ │ │ mov r1, #1 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r0, [sp] │ │ │ │ - mov r0, #6 │ │ │ │ - bl 37eec │ │ │ │ - bl 35bfc │ │ │ │ - b 29e08 │ │ │ │ - ldr r3, [pc, #-352] @ 2a414 │ │ │ │ + mov r0, r1 │ │ │ │ + ldr r3, [r5, #36] @ 0x24 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 27e08 │ │ │ │ + ldr r3, [pc, #-368] @ 2a32c │ │ │ │ ldr sl, [sp, #48] @ 0x30 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - bl 15a6ec │ │ │ │ + bl 1683dc │ │ │ │ ldr r6, [r4, #32] │ │ │ │ - ldr r2, [pc, #-372] @ 2a418 │ │ │ │ - ldrd r4, [r6, #56] @ 0x38 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #8 │ │ │ │ mov r0, #7 │ │ │ │ + ldr r2, [pc, #-396] @ 2a330 │ │ │ │ + ldrd r4, [r6, #56] @ 0x38 │ │ │ │ + add r2, pc, r2 │ │ │ │ strd r4, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ + bl b155c │ │ │ │ cmp r5, #0 │ │ │ │ - blt 2a8a8 │ │ │ │ - ldr r1, [r6, #44] @ 0x2c │ │ │ │ - ldrd r2, [r6, #48] @ 0x30 │ │ │ │ + blt 2a7d4 │ │ │ │ + add r1, r6, #44 @ 0x2c │ │ │ │ + ldm r1, {r1, r2, r3} │ │ │ │ cmp r1, #0 │ │ │ │ - bne 2a5c4 │ │ │ │ + bne 2a4ec │ │ │ │ cmp r5, r3 │ │ │ │ cmpeq r4, r2 │ │ │ │ - beq 2a5fc │ │ │ │ + beq 2a524 │ │ │ │ cmp r4, r2 │ │ │ │ sbcs r0, r5, r3 │ │ │ │ - bge 2a5ec │ │ │ │ + bge 2a514 │ │ │ │ subs r2, r2, r1 │ │ │ │ sbc r3, r3, #0 │ │ │ │ subs r2, r4, r2 │ │ │ │ sbc r3, r5, r3 │ │ │ │ cmp r3, #0 │ │ │ │ strge r2, [r6, #40] @ 0x28 │ │ │ │ - bge 2a5fc │ │ │ │ + bge 2a524 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 1b6a94 │ │ │ │ - ldr r3, [pc, #-488] @ 2a41c │ │ │ │ + bl 1c8ac4 │ │ │ │ + ldr r3, [pc, #-504] @ 2a334 │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 15ad94 │ │ │ │ + bl 168acc │ │ │ │ subs fp, r0, #0 │ │ │ │ - beq 2a83c │ │ │ │ - ldr r3, [pc, #-512] @ 2a420 │ │ │ │ + beq 2a79c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ + ldr r3, [pc, #-532] @ 2a338 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 2a650 │ │ │ │ + ble 2a578 │ │ │ │ sub r3, r3, #1 │ │ │ │ mov r2, sl │ │ │ │ - str r3, [r2, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r3, [pc, #-544] @ 2a424 │ │ │ │ mov r1, #2 │ │ │ │ + str r3, [r2, #-24]! @ 0xffffffe8 │ │ │ │ + ldr r3, [pc, #-564] @ 2a33c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 15a71c │ │ │ │ - bl 15a0b4 │ │ │ │ - ldr r2, [pc, #-564] @ 2a428 │ │ │ │ - vldr d8, [pc, #656] @ 2a8f0 │ │ │ │ + bl 168414 │ │ │ │ + bl 167d30 │ │ │ │ + ldr r2, [pc, #-580] @ 2a340 │ │ │ │ + ldr r3, [pc, #-580] @ 2a344 │ │ │ │ + ldr r8, [pc, #-580] @ 2a348 │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #656] @ 2a8f8 │ │ │ │ - ldr r8, [pc, #656] @ 2a8fc │ │ │ │ - add r8, pc, r8 │ │ │ │ + vldr d8, [pc, #644] @ 2a818 │ │ │ │ str r0, [r2, #32] │ │ │ │ str r0, [r2, #524] @ 0x20c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ + add r8, pc, r8 │ │ │ │ ldr r9, [r2, r3] │ │ │ │ - ldr r3, [pc, #636] @ 2a900 │ │ │ │ + ldr r3, [pc, #628] @ 2a820 │ │ │ │ ldr r2, [r9] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #32] │ │ │ │ ldr r3, [r0, #72] @ 0x48 │ │ │ │ orrs r3, r3, r2 │ │ │ │ - bne 2a7f0 │ │ │ │ + bne 2a718 │ │ │ │ + ldr r4, [pc, #604] @ 2a824 │ │ │ │ sub r2, sl, #24 │ │ │ │ mov r1, #5 │ │ │ │ - bl 15a71c │ │ │ │ - ldr r4, [pc, #600] @ 2a904 │ │ │ │ - add r4, pc, r4 │ │ │ │ + bl 168414 │ │ │ │ cmp r0, #1 │ │ │ │ addeq r3, sp, #112 @ 0x70 │ │ │ │ - vstrne d8, [sl, #-24] @ 0xffffffe8 │ │ │ │ subne r3, sl, #16 │ │ │ │ - mov r0, r4 │ │ │ │ + vstrne d8, [sl, #-24] @ 0xffffffe8 │ │ │ │ + add r4, pc, r4 │ │ │ │ vldr d0, [r3, #-8] │ │ │ │ - bl 36384 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 36bd0 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 2a7f0 │ │ │ │ + bne 2a718 │ │ │ │ ldr r7, [r4, #32] │ │ │ │ sub r4, sl, #8 │ │ │ │ - ldr r0, [r7, #40] @ 0x28 │ │ │ │ - mov r6, r4 │ │ │ │ mov r5, #4096 @ 0x1000 │ │ │ │ + mov r6, r4 │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ - b 2a72c │ │ │ │ + ldr r0, [r7, #40] @ 0x28 │ │ │ │ + b 2a654 │ │ │ │ cmp r0, r2 │ │ │ │ - bhi 2a758 │ │ │ │ + bhi 2a680 │ │ │ │ cmp r5, r4 │ │ │ │ - movlt r4, r5 │ │ │ │ add r1, r0, #100 @ 0x64 │ │ │ │ - add r1, r7, r1 │ │ │ │ + movlt r4, r5 │ │ │ │ mov r0, r6 │ │ │ │ + add r1, r7, r1 │ │ │ │ mov r2, r4 │ │ │ │ - bl 22d0c │ │ │ │ + bl 22c68 │ │ │ │ ldr r0, [r7, #40] @ 0x28 │ │ │ │ sub r5, r5, r4 │ │ │ │ - add r0, r0, r4 │ │ │ │ - cmp r5, #0 │ │ │ │ add r6, r6, r4 │ │ │ │ + cmp r5, #0 │ │ │ │ + add r0, r0, r4 │ │ │ │ str r0, [r7, #40] @ 0x28 │ │ │ │ - ble 2a770 │ │ │ │ + ble 2a698 │ │ │ │ ldr r2, [r7, #44] @ 0x2c │ │ │ │ subs r4, r2, r0 │ │ │ │ - bne 2a6ec │ │ │ │ + bne 2a614 │ │ │ │ mov r0, r7 │ │ │ │ - bl 1b66cc │ │ │ │ + bl 1c86d4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 2a828 │ │ │ │ - ldr r2, [r7, #44] @ 0x2c │ │ │ │ + beq 2a750 │ │ │ │ ldr r0, [r7, #40] @ 0x28 │ │ │ │ + ldr r2, [r7, #44] @ 0x2c │ │ │ │ sub r4, r2, r0 │ │ │ │ - b 2a6ec │ │ │ │ + b 2a614 │ │ │ │ mov r0, #7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #2 │ │ │ │ - bl ab6e0 │ │ │ │ + bl b155c │ │ │ │ ldr r0, [r7, #40] @ 0x28 │ │ │ │ - b 2a6f4 │ │ │ │ + b 2a61c │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ mov r5, #4096 @ 0x1000 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, fp │ │ │ │ - bl 15a380 │ │ │ │ + bl 168008 │ │ │ │ cmp r0, r5 │ │ │ │ - bne 2a884 │ │ │ │ - ldr r6, [pc, #368] @ 2a908 │ │ │ │ + bne 2a7b0 │ │ │ │ + ldr r6, [pc, #360] @ 2a828 │ │ │ │ + asr r1, r5, #31 │ │ │ │ mov r0, r5 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r2, [r6, #32] │ │ │ │ - asr r1, r5, #31 │ │ │ │ - bl 345b4 │ │ │ │ - ldr r3, [pc, #348] @ 2a90c │ │ │ │ + bl 34ca4 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ + ldr r3, [pc, #336] @ 2a82c │ │ │ │ ldr r4, [r2, r3] │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ - ble 2a67c │ │ │ │ + ble 2a5a4 │ │ │ │ mov r2, sl │ │ │ │ mvn r3, #0 │ │ │ │ ldr r0, [r6, #32] │ │ │ │ mov r1, #3 │ │ │ │ str r3, [r2, #-28]! @ 0xffffffe4 │ │ │ │ - bl 15a71c │ │ │ │ + bl 168414 │ │ │ │ cmp r0, #1 │ │ │ │ - bne 2a67c │ │ │ │ - ldr r3, [r4] │ │ │ │ + bne 2a5a4 │ │ │ │ ldr r2, [sl, #-28] @ 0xffffffe4 │ │ │ │ + ldr r3, [r4] │ │ │ │ cmp r2, r3 │ │ │ │ - blt 2a67c │ │ │ │ + blt 2a5a4 │ │ │ │ mov r0, fp │ │ │ │ - bl 15ae38 │ │ │ │ + bl 168b7c │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 2a898 │ │ │ │ - ldr r3, [pc, #264] @ 2a910 │ │ │ │ - ldr r2, [pc, #264] @ 2a914 │ │ │ │ + beq 2a7c4 │ │ │ │ + ldr r3, [pc, #256] @ 2a830 │ │ │ │ + ldr r2, [pc, #256] @ 2a834 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r0, #22 │ │ │ │ ldr r3, [r3] │ │ │ │ + mov r0, #22 │ │ │ │ mov r1, #0 │ │ │ │ - bl ab6e0 │ │ │ │ + bl b155c │ │ │ │ mov r0, #3 │ │ │ │ - bl 37dd4 │ │ │ │ + bl 38790 │ │ │ │ rsb r5, r5, #4096 @ 0x1000 │ │ │ │ - cmp r5, #0 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ - ble 2a790 │ │ │ │ - b 2a778 │ │ │ │ - ldr r2, [pc, #212] @ 2a918 │ │ │ │ - add r2, pc, r2 │ │ │ │ - b 2a448 │ │ │ │ - ldr r2, [pc, #204] @ 2a91c │ │ │ │ + cmp r5, #0 │ │ │ │ + ble 2a6b8 │ │ │ │ + b 2a6a0 │ │ │ │ + ldr r3, [pc, #204] @ 2a838 │ │ │ │ + mov r1, #1 │ │ │ │ + mov r0, #6 │ │ │ │ + str r8, [sp] │ │ │ │ + add r3, pc, r3 │ │ │ │ + bl 388cc │ │ │ │ + bl 36408 │ │ │ │ + b 29d24 │ │ │ │ + ldr r2, [pc, #176] @ 2a83c │ │ │ │ mov r1, #2 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #9 │ │ │ │ - bl ab6e0 │ │ │ │ - b 2a048 │ │ │ │ - ldr r2, [pc, #184] @ 2a920 │ │ │ │ - mov r1, #1 │ │ │ │ - ldr r3, [r5, #36] @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r0, r1 │ │ │ │ - bl ab6e0 │ │ │ │ - b 27ef0 │ │ │ │ - mov r7, r0 │ │ │ │ - b 25a28 │ │ │ │ - ldr r3, [pc, #152] @ 2a924 │ │ │ │ - ldr r2, [pc, #152] @ 2a928 │ │ │ │ - add r3, pc, r3 │ │ │ │ + bl b155c │ │ │ │ + b 29f64 │ │ │ │ + ldr r2, [pc, #156] @ 2a840 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 2a810 │ │ │ │ - bl 34168 │ │ │ │ - ldr r2, [pc, #136] @ 2a92c │ │ │ │ + b 2a354 │ │ │ │ + mov r6, r0 │ │ │ │ + b 25960 │ │ │ │ + ldr r3, [pc, #140] @ 2a844 │ │ │ │ + ldr r2, [pc, #140] @ 2a848 │ │ │ │ + add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 2a2c4 │ │ │ │ - ldr r2, [pc, #128] @ 2a930 │ │ │ │ - str r4, [sp] │ │ │ │ - str r5, [sp, #4] │ │ │ │ + b 2a738 │ │ │ │ + bl 34810 │ │ │ │ + ldr r2, [pc, #124] @ 2a84c │ │ │ │ add r2, pc, r2 │ │ │ │ + b 2a1e0 │ │ │ │ + ldr r2, [pc, #116] @ 2a850 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, #7 │ │ │ │ + strd r4, [sp] │ │ │ │ mov r4, #0 │ │ │ │ - bl ab6e0 │ │ │ │ mov r5, r4 │ │ │ │ - b 2a5a8 │ │ │ │ - ldr r2, [pc, #92] @ 2a934 │ │ │ │ - mov r0, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 2a4d0 │ │ │ │ + ldr r2, [pc, #84] @ 2a854 │ │ │ │ + mov r0, #1 │ │ │ │ mov r1, #4 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r0, #1 │ │ │ │ - bl 37dd4 │ │ │ │ + bl 38790 │ │ │ │ nop {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ mvngt r0, #0 │ │ │ │ - andeq r1, r0, ip, lsl sp │ │ │ │ - @ instruction: 0x0019ecb0 │ │ │ │ - ldrhteq r5, [r1], -r4 │ │ │ │ - mlaseq r1, r0, r9, r5 │ │ │ │ - eorseq r5, r1, r0, lsr #17 │ │ │ │ - andeq r1, r0, ip, ror #14 │ │ │ │ - eorseq r5, r1, ip, ror #26 │ │ │ │ - andseq lr, r9, ip, lsr fp │ │ │ │ - andseq lr, r9, r0, asr #21 │ │ │ │ - andseq lr, r9, ip, ror lr │ │ │ │ - mulseq r9, r8, r3 │ │ │ │ - eorseq r5, r1, r8, ror #25 │ │ │ │ - @ instruction: 0x0019eab8 │ │ │ │ - andseq lr, r9, r4, asr #21 │ │ │ │ - andseq ip, r9, ip, asr sl │ │ │ │ - andseq lr, r9, r4, ror sp │ │ │ │ - bleq 66a7c │ │ │ │ + eorseq r5, r3, ip, lsl #21 │ │ │ │ + eorseq r5, r3, r8, asr sl │ │ │ │ + eorseq r5, r3, r4, ror r9 │ │ │ │ + andeq r1, r0, r8, asr r7 │ │ │ │ + eorseq r5, r3, r4, asr #28 │ │ │ │ + andseq r0, fp, r4, ror #28 │ │ │ │ + andseq r1, fp, r8, lsl r6 │ │ │ │ + andseq r1, fp, ip, lsl #3 │ │ │ │ + @ instruction: 0x001b0db0 │ │ │ │ + ldrhteq r5, [r3], -ip │ │ │ │ + @ instruction: 0x001b0ddc │ │ │ │ + andseq r0, fp, r8, ror #27 │ │ │ │ + andseq lr, sl, r4, ror sp │ │ │ │ + mulseq fp, r8, r0 │ │ │ │ + bleq 6699c │ │ │ │ cdpeq 0, 0, cr15, cr0, cr15, {2} │ │ │ │ strbtmi fp, [sl], -r2, lsl #24 │ │ │ │ strlt fp, [r1], #-1028 @ 0xfffffbfc │ │ │ │ @ instruction: 0xa018f8df │ │ │ │ ldrmi sl, [sl], #773 @ 0x305 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ stmdami r4, {r3, sl, ip, sp, pc} │ │ │ │ andeq pc, r0, sl, asr r8 @ │ │ │ │ - mcr 7, 5, pc, cr6, cr7, {7} @ │ │ │ │ - ldcl 7, cr15, [r4, #-996]! @ 0xfffffc1c │ │ │ │ - eorseq r3, r1, r4, ror #18 │ │ │ │ - andeq r1, r0, ip, asr r5 │ │ │ │ - ldr r3, [pc, #20] @ 2a988 │ │ │ │ - ldr r2, [pc, #20] @ 2a98c │ │ │ │ + mcr 7, 6, pc, cr4, cr7, {7} @ │ │ │ │ + stc 7, cr15, [r0, #996] @ 0x3e4 │ │ │ │ + eorseq r3, r3, r4, asr sl │ │ │ │ + andeq r1, r0, r8, asr #10 │ │ │ │ + ldr r3, [pc, #20] @ 2a8a8 │ │ │ │ + ldr r2, [pc, #20] @ 2a8ac │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ cmp r2, #0 │ │ │ │ bxeq lr │ │ │ │ - b 22b74 <__gmon_start__@plt> │ │ │ │ - eorseq r3, r1, ip, asr #18 │ │ │ │ - strdeq r1, [r0], -r0 │ │ │ │ - blmi 1fc9b0 <_IO_stdin_used@@MPLAYER_1+0x359a0> │ │ │ │ + b 22ad0 <__gmon_start__@plt> │ │ │ │ + eorseq r3, r3, ip, lsr sl │ │ │ │ + ldrdeq r1, [r0], -ip │ │ │ │ + blmi 1fc8d0 <_IO_stdin_used@@MPLAYER_1+0x23670> │ │ │ │ ldrbtmi r4, [r8], #-2567 @ 0xfffff5f9 │ │ │ │ ldrbtmi r4, [sl], #-1147 @ 0xfffffb85 │ │ │ │ andle r4, r3, r3, lsl #5 │ │ │ │ ldmpl r3, {r0, r2, r8, r9, fp, lr}^ │ │ │ │ ldrmi fp, [r8, -r3, lsl #2] │ │ │ │ svclt 0x00004770 │ │ │ │ - eorseq sp, r1, lr, lsl #29 │ │ │ │ - eorseq sp, r1, ip, lsl #29 │ │ │ │ - eorseq r3, r1, sl, lsr #18 │ │ │ │ - andeq r1, r0, r0, lsl #23 │ │ │ │ - blmi 27c9e4 <_IO_stdin_used@@MPLAYER_1+0xb59d4> │ │ │ │ - bmi 27bba8 <_IO_stdin_used@@MPLAYER_1+0xb4b98> │ │ │ │ - bne 6fbbb8 <_IO_stdin_used@@MPLAYER_1+0x534ba8> │ │ │ │ + eorseq sp, r3, lr, ror #30 │ │ │ │ + eorseq sp, r3, ip, ror #30 │ │ │ │ + eorseq r3, r3, sl, lsl sl │ │ │ │ + andeq r1, r0, ip, ror #22 │ │ │ │ + blmi 27c904 <_IO_stdin_used@@MPLAYER_1+0xa36a4> │ │ │ │ + bmi 27bac8 <_IO_stdin_used@@MPLAYER_1+0xa2868> │ │ │ │ + bne 6fbad8 <_IO_stdin_used@@MPLAYER_1+0x522878> │ │ │ │ svceq 0x00d9447a │ │ │ │ @ instruction: 0x01a3eb01 │ │ │ │ andle r1, r3, r9, asr #32 │ │ │ │ ldmpl r3, {r0, r2, r8, r9, fp, lr}^ │ │ │ │ ldrmi fp, [r8, -r3, lsl #2] │ │ │ │ svclt 0x00004770 │ │ │ │ - eorseq sp, r1, r4, ror #28 │ │ │ │ - eorseq sp, r1, r0, ror #28 │ │ │ │ - ldrshteq r3, [r1], -ip │ │ │ │ - andeq r1, r0, r8, ror #21 │ │ │ │ - blmi 2d7e18 <_IO_stdin_used@@MPLAYER_1+0x110e08> │ │ │ │ + eorseq sp, r3, r4, asr #30 │ │ │ │ + eorseq sp, r3, r0, asr #30 │ │ │ │ + eorseq r3, r3, ip, ror #19 │ │ │ │ + ldrdeq r1, [r0], -r4 │ │ │ │ + blmi 2d7d38 <_IO_stdin_used@@MPLAYER_1+0xfead8> │ │ │ │ ldrbtmi r4, [fp], #-2570 @ 0xfffff5f6 │ │ │ │ ldmdavc fp, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ - blmi 298fb0 <_IO_stdin_used@@MPLAYER_1+0xd1fa0> │ │ │ │ + blmi 298ed0 <_IO_stdin_used@@MPLAYER_1+0xbfc70> │ │ │ │ ldrdlt r5, [r3, -r3]! │ │ │ │ ldrbtmi r4, [fp], #-2824 @ 0xfffff4f8 │ │ │ │ @ instruction: 0xf7f96818 │ │ │ │ - @ instruction: 0xf7ffeabc │ │ │ │ - blmi 1ea914 <_IO_stdin_used@@MPLAYER_1+0x23904> │ │ │ │ + @ instruction: 0xf7ffeac8 │ │ │ │ + blmi 1ea834 <_IO_stdin_used@@MPLAYER_1+0x115d4> │ │ │ │ ldrbtmi r2, [fp], #-513 @ 0xfffffdff │ │ │ │ stclt 0, cr7, [r8, #-104] @ 0xffffff98 │ │ │ │ - eorseq sp, r1, lr, lsr #28 │ │ │ │ - eorseq r3, r1, ip, asr #17 │ │ │ │ - andeq r1, r0, r4, asr sl │ │ │ │ - ldrshteq r5, [r1], -sl │ │ │ │ - eorseq sp, r1, lr, lsl #28 │ │ │ │ + eorseq sp, r3, lr, lsl #30 │ │ │ │ + ldrhteq r3, [r3], -ip │ │ │ │ + andeq r1, r0, r0, asr #20 │ │ │ │ + ldrsbteq r5, [r3], -sl │ │ │ │ + eorseq sp, r3, lr, ror #29 │ │ │ │ svclt 0x0000e7c4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 2aa70 │ │ │ │ + beq 2a990 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 2aa70 │ │ │ │ + beq 2a990 │ │ │ │ cmp r1, #0 │ │ │ │ - bne 2aa68 │ │ │ │ - vldr d7, [r3, #56] @ 0x38 │ │ │ │ + bne 2a988 │ │ │ │ + vldr d16, [r3, #56] @ 0x38 │ │ │ │ mov r0, #1 │ │ │ │ - vstr d7, [r2] │ │ │ │ + vstr d16, [r2] │ │ │ │ bx lr │ │ │ │ mvn r0, #1 │ │ │ │ bx lr │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 2aab0 │ │ │ │ + beq 2a9d0 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 2aab0 │ │ │ │ + beq 2a9d0 │ │ │ │ cmp r1, #0 │ │ │ │ - bne 2aaa8 │ │ │ │ - vldr d7, [r3, #64] @ 0x40 │ │ │ │ + bne 2a9c8 │ │ │ │ + vldr d16, [r3, #64] @ 0x40 │ │ │ │ mov r0, #1 │ │ │ │ - vstr d7, [r2] │ │ │ │ + vstr d16, [r2] │ │ │ │ bx lr │ │ │ │ mvn r0, #1 │ │ │ │ bx lr │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 2ab04 │ │ │ │ + beq 2aa24 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 2ab04 │ │ │ │ + beq 2aa24 │ │ │ │ cmp r1, #0 │ │ │ │ - bne 2aafc │ │ │ │ + bne 2aa1c │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ ldr r1, [r3, #64] @ 0x40 │ │ │ │ ldr ip, [r3, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #60] @ 0x3c │ │ │ │ subs r1, r1, r0 │ │ │ │ - sbc r3, ip, r3 │ │ │ │ mov r0, #1 │ │ │ │ + sbc r3, ip, r3 │ │ │ │ stm r2, {r1, r3} │ │ │ │ bx lr │ │ │ │ mvn r0, #1 │ │ │ │ bx lr │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r1 │ │ │ │ - ldr r1, [pc, #380] @ 2aca4 │ │ │ │ + ldr r1, [pc, #396] @ 2abe0 │ │ │ │ mov r7, r3 │ │ │ │ - ldr r3, [pc, #376] @ 2aca8 │ │ │ │ + sub sp, sp, #8 │ │ │ │ + ldr r3, [pc, #388] @ 2abe4 │ │ │ │ + ldr r4, [r0, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r1, [r7, #36] @ 0x24 │ │ │ │ - sub sp, sp, #8 │ │ │ │ - cmp r1, #0 │ │ │ │ - ldr r4, [r0, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - beq 2ac98 │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 2abd4 │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r1, #3160] @ 0xc58 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 2ac98 │ │ │ │ + beq 2abd4 │ │ │ │ cmp r4, #0 │ │ │ │ moveq r0, r4 │ │ │ │ - beq 2abd8 │ │ │ │ + beq 2ab04 │ │ │ │ cmp r5, #2 │ │ │ │ mov r6, r2 │ │ │ │ - beq 2ac20 │ │ │ │ - ble 2ac04 │ │ │ │ + beq 2ab5c │ │ │ │ + ble 2ab40 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, #1 │ │ │ │ - bhi 2ac64 │ │ │ │ - mov r2, sp │ │ │ │ + bhi 2aba0 │ │ │ │ mov r1, r4 │ │ │ │ - bl c7528 │ │ │ │ + mov r2, sp │ │ │ │ + bl cebc8 │ │ │ │ cmp r6, #0 │ │ │ │ - moveq r2, #1 │ │ │ │ - ldrne r2, [r6] │ │ │ │ ldr r3, [sp] │ │ │ │ - ldr r1, [r7, #36] @ 0x24 │ │ │ │ - cmp r5, #5 │ │ │ │ - ldr r0, [r1, #3160] @ 0xc58 │ │ │ │ - add r1, r4, #1 │ │ │ │ - rsbeq r2, r2, #0 │ │ │ │ - add r3, r3, r2 │ │ │ │ mov r2, sp │ │ │ │ + moveq r0, #1 │ │ │ │ + add r1, r4, #1 │ │ │ │ + ldrne r0, [r6] │ │ │ │ + cmp r5, #5 │ │ │ │ + rsbeq r0, r0, #0 │ │ │ │ + ldr ip, [r7, #36] @ 0x24 │ │ │ │ + add r3, r3, r0 │ │ │ │ + ldr r0, [ip, #3160] @ 0xc58 │ │ │ │ str r3, [sp] │ │ │ │ - bl c7528 │ │ │ │ + bl cebc8 │ │ │ │ sub r0, r0, #1 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ - ldr r2, [pc, #204] @ 2acac │ │ │ │ - ldr r3, [pc, #196] @ 2aca8 │ │ │ │ + ldr r2, [pc, #220] @ 2abe8 │ │ │ │ + ldr r3, [pc, #212] @ 2abe4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 2aca0 │ │ │ │ + bne 2abdc │ │ │ │ add sp, sp, #8 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ cmp r5, #0 │ │ │ │ - bne 2ac64 │ │ │ │ + bne 2aba0 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 2ac6c │ │ │ │ + beq 2aba8 │ │ │ │ mov r1, r4 │ │ │ │ - bl c7528 │ │ │ │ - b 2abcc │ │ │ │ + bl cebc8 │ │ │ │ + b 2aaf8 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 2ac6c │ │ │ │ + beq 2aba8 │ │ │ │ ldr r3, [ip, #12] │ │ │ │ tst r3, #1 │ │ │ │ - beq 2ac74 │ │ │ │ + beq 2abb0 │ │ │ │ vldr s15, [r2] │ │ │ │ - vldr d6, [ip, #16] │ │ │ │ - vcvt.f64.s32 d7, s15 │ │ │ │ - vcmpe.f64 d7, d6 │ │ │ │ + vldr d17, [ip, #16] │ │ │ │ + vcvt.f64.s32 d16, s15 │ │ │ │ + vcmpe.f64 d16, d17 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bpl 2ac74 │ │ │ │ - vcvt.s32.f64 s12, d6 │ │ │ │ - vstr s12, [r6] │ │ │ │ + bpl 2abb0 │ │ │ │ + vcvt.s32.f64 s15, d17 │ │ │ │ + vstr s15, [r6] │ │ │ │ mov r2, r6 │ │ │ │ add r1, r4, #1 │ │ │ │ - bl c7528 │ │ │ │ - b 2abcc │ │ │ │ + bl cebc8 │ │ │ │ + b 2aaf8 │ │ │ │ mvn r0, #1 │ │ │ │ - b 2abd8 │ │ │ │ + b 2ab04 │ │ │ │ mov r0, r6 │ │ │ │ - b 2abd8 │ │ │ │ + b 2ab04 │ │ │ │ tst r3, #2 │ │ │ │ - beq 2ac54 │ │ │ │ + beq 2ab90 │ │ │ │ vldr s15, [r6] │ │ │ │ - vldr d6, [ip, #24] │ │ │ │ - vcvt.f64.s32 d7, s15 │ │ │ │ - vcmpe.f64 d7, d6 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ble 2ac54 │ │ │ │ - b 2ac4c │ │ │ │ - mvn r0, #0 │ │ │ │ - b 2abd8 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - mlaseq r1, r4, r7, r3 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eorseq r3, r1, r0, ror #13 │ │ │ │ + vldr d17, [ip, #24] │ │ │ │ + vcvt.f64.s32 d16, s15 │ │ │ │ + vcmpe.f64 d16, d17 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + ble 2ab90 │ │ │ │ + b 2ab88 │ │ │ │ + mvn r0, #0 │ │ │ │ + b 2ab04 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eorseq r3, r3, r0, ror r8 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq r3, r3, r4, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, lr} │ │ │ │ + strd r4, [sp, #-12]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #8] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r4, [pc, #196] @ 2ad8c │ │ │ │ - ldr lr, [pc, #196] @ 2ad90 │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr lr, [r4, lr] │ │ │ │ + ldr lr, [pc, #212] @ 2acdc │ │ │ │ sub sp, sp, #12 │ │ │ │ - ldr lr, [lr] │ │ │ │ - str lr, [sp, #4] │ │ │ │ - mov lr, #0 │ │ │ │ + ldr ip, [pc, #208] @ 2ace0 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [lr, ip] │ │ │ │ ldr lr, [r3, #36] @ 0x24 │ │ │ │ + ldr ip, [ip] │ │ │ │ + str ip, [sp, #4] │ │ │ │ + mov ip, #0 │ │ │ │ ldr r4, [lr, #3160] @ 0xc58 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 2ad80 │ │ │ │ + beq 2acd0 │ │ │ │ sub r5, r1, #4 │ │ │ │ cmp r5, #1 │ │ │ │ - bhi 2ad50 │ │ │ │ + bhi 2ac98 │ │ │ │ cmp r2, #0 │ │ │ │ + mov r0, r4 │ │ │ │ ldrne r3, [r2] │ │ │ │ moveq r3, #1 │ │ │ │ cmp r1, #5 │ │ │ │ rsbeq r3, r3, #0 │ │ │ │ mov r2, sp │ │ │ │ movw r1, #1301 @ 0x515 │ │ │ │ - mov r0, r4 │ │ │ │ str r3, [sp] │ │ │ │ - bl c7528 │ │ │ │ - ldr r2, [pc, #104] @ 2ad94 │ │ │ │ - ldr r3, [pc, #96] @ 2ad90 │ │ │ │ + bl cebc8 │ │ │ │ + ldr r2, [pc, #120] @ 2ace4 │ │ │ │ + ldr r3, [pc, #112] @ 2ace0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 2ad88 │ │ │ │ + bne 2acd8 │ │ │ │ add sp, sp, #12 │ │ │ │ - pop {r4, r5, pc} │ │ │ │ - ldr lr, [pc, #64] @ 2ad98 │ │ │ │ - ldr ip, [pc, #52] @ 2ad90 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #8 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr lr, [pc, #72] @ 2ace8 │ │ │ │ + ldr ip, [pc, #60] @ 2ace0 │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ ldr lr, [ip] │ │ │ │ ldr ip, [sp, #4] │ │ │ │ eors lr, ip, lr │ │ │ │ mov ip, #0 │ │ │ │ - bne 2ad88 │ │ │ │ + bne 2acd8 │ │ │ │ + add sp, sp, #12 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr lr, [sp, #8] │ │ │ │ add sp, sp, #12 │ │ │ │ - pop {r4, r5, lr} │ │ │ │ - b 2ab0c │ │ │ │ + b 2aa2c │ │ │ │ mvn r0, #0 │ │ │ │ - b 2ad24 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - ldrshteq r3, [r1], -r8 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - mlaseq r1, r4, r5, r3 │ │ │ │ - eorseq r3, r1, r8, ror #10 │ │ │ │ + b 2ac64 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eorseq r3, r3, r4, asr #13 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq r3, r3, r4, ror #12 │ │ │ │ + eorseq r3, r3, r0, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ + strd r4, [sp, #-20]! @ 0xffffffec │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str lr, [sp, #16] │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ - ldr r0, [pc, #532] @ 2afcc │ │ │ │ + ldr r0, [pc, #568] @ 2af48 │ │ │ │ mov r4, r1 │ │ │ │ - ldr r1, [pc, #528] @ 2afd0 │ │ │ │ - add r0, pc, r0 │ │ │ │ + sub sp, sp, #12 │ │ │ │ + ldr r1, [pc, #560] @ 2af4c │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ + add r0, pc, r0 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ - sub sp, sp, #12 │ │ │ │ + ldr r6, [r3, #3184] @ 0xc70 │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [r3, #64] @ 0x40 │ │ │ │ - ldr r6, [r3, #3184] @ 0xc70 │ │ │ │ clz r3, r6 │ │ │ │ lsr r3, r3, #5 │ │ │ │ cmp r1, #9 │ │ │ │ orrne r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 2afc0 │ │ │ │ + bne 2af3c │ │ │ │ cmp r4, #2 │ │ │ │ mov r7, r2 │ │ │ │ - beq 2aea4 │ │ │ │ - bgt 2ae48 │ │ │ │ + beq 2ae14 │ │ │ │ + bgt 2adac │ │ │ │ cmp r4, #0 │ │ │ │ - bne 2ae9c │ │ │ │ - ldr r1, [pc, #444] @ 2afd4 │ │ │ │ - ldr r3, [pc, #436] @ 2afd0 │ │ │ │ + bne 2ae0c │ │ │ │ + ldr r1, [pc, #480] @ 2af50 │ │ │ │ + ldr r3, [pc, #472] @ 2af4c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r1, r3, r1 │ │ │ │ mov r3, #0 │ │ │ │ - bne 2afc8 │ │ │ │ - mov r0, r6 │ │ │ │ + bne 2af44 │ │ │ │ ldr r1, [r5, #32] │ │ │ │ + mov r0, r6 │ │ │ │ add sp, sp, #12 │ │ │ │ - pop {r4, r5, r6, r7, lr} │ │ │ │ - b 1b7398 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr lr, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + b 1c9498 │ │ │ │ sub r3, r4, #4 │ │ │ │ cmp r3, #1 │ │ │ │ - bhi 2ae9c │ │ │ │ + bhi 2ae0c │ │ │ │ ldr r1, [r5, #32] │ │ │ │ mov r2, sp │ │ │ │ mov r0, r6 │ │ │ │ - bl 1b7398 │ │ │ │ + bl 1c9498 │ │ │ │ cmp r0, #0 │ │ │ │ - bgt 2af18 │ │ │ │ + bgt 2ae94 │ │ │ │ mov r0, #0 │ │ │ │ - ldr r2, [pc, #352] @ 2afd8 │ │ │ │ - ldr r3, [pc, #340] @ 2afd0 │ │ │ │ + ldr r2, [pc, #376] @ 2af54 │ │ │ │ + ldr r3, [pc, #364] @ 2af4c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 2afc8 │ │ │ │ + bne 2af44 │ │ │ │ add sp, sp, #12 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + add sp, sp, #16 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mvn r0, #1 │ │ │ │ - b 2ae70 │ │ │ │ + b 2add4 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 2ae6c │ │ │ │ + beq 2add0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r2] │ │ │ │ tst r3, #1 │ │ │ │ - beq 2af78 │ │ │ │ + beq 2aef4 │ │ │ │ vmov s15, r2 │ │ │ │ - vldr d6, [r5, #16] │ │ │ │ - vcvt.f64.s32 d7, s15 │ │ │ │ - vcmpe.f64 d7, d6 │ │ │ │ + vldr d16, [r5, #16] │ │ │ │ + vcvt.f64.s32 d17, s15 │ │ │ │ + vcmpe.f64 d17, d16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bpl 2af78 │ │ │ │ - vcvt.s32.f64 s15, d6 │ │ │ │ + bpl 2aef4 │ │ │ │ + vcvt.s32.f64 s15, d16 │ │ │ │ vmov r2, s15 │ │ │ │ vstr s15, [r7] │ │ │ │ - ldr r1, [pc, #244] @ 2afdc │ │ │ │ - ldr r3, [pc, #228] @ 2afd0 │ │ │ │ + ldr r1, [pc, #256] @ 2af58 │ │ │ │ + ldr r3, [pc, #240] @ 2af4c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r1, r3, r1 │ │ │ │ mov r3, #0 │ │ │ │ - bne 2afc8 │ │ │ │ - mov r0, r6 │ │ │ │ + bne 2af44 │ │ │ │ ldr r1, [r5, #32] │ │ │ │ + mov r0, r6 │ │ │ │ add sp, sp, #12 │ │ │ │ - pop {r4, r5, r6, r7, lr} │ │ │ │ - b 1b72c4 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr lr, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + b 1c93c4 │ │ │ │ cmp r7, #0 │ │ │ │ + ldr r1, [sp] │ │ │ │ moveq r2, #1 │ │ │ │ ldrne r2, [r7] │ │ │ │ - ldr r1, [sp] │ │ │ │ cmp r4, #5 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ rsbeq r2, r2, #0 │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ add r2, r2, r1 │ │ │ │ tst r3, #1 │ │ │ │ str r2, [sp] │ │ │ │ - beq 2af9c │ │ │ │ + beq 2af18 │ │ │ │ vmov s15, r2 │ │ │ │ - vldr d6, [r5, #16] │ │ │ │ - vcvt.f64.s32 d7, s15 │ │ │ │ - vcmpe.f64 d7, d6 │ │ │ │ + vldr d16, [r5, #16] │ │ │ │ + vcvt.f64.s32 d17, s15 │ │ │ │ + vcmpe.f64 d17, d16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bpl 2af9c │ │ │ │ - vcvt.s32.f64 s15, d6 │ │ │ │ + bpl 2af18 │ │ │ │ + vcvt.s32.f64 s15, d16 │ │ │ │ vmov r2, s15 │ │ │ │ vstr s15, [sp] │ │ │ │ ldr r1, [r5, #32] │ │ │ │ mov r0, r6 │ │ │ │ - bl 1b72c4 │ │ │ │ - b 2ae70 │ │ │ │ + bl 1c93c4 │ │ │ │ + b 2add4 │ │ │ │ tst r3, #2 │ │ │ │ - beq 2aee0 │ │ │ │ + beq 2ae50 │ │ │ │ vmov s15, r2 │ │ │ │ - vldr d6, [r5, #24] │ │ │ │ - vcvt.f64.s32 d7, s15 │ │ │ │ - vcmpe.f64 d7, d6 │ │ │ │ + vldr d16, [r5, #24] │ │ │ │ + vcvt.f64.s32 d17, s15 │ │ │ │ + vcmpe.f64 d17, d16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble 2aee0 │ │ │ │ - b 2aed4 │ │ │ │ + ble 2ae50 │ │ │ │ + b 2ae44 │ │ │ │ tst r3, #2 │ │ │ │ - beq 2af68 │ │ │ │ + beq 2aee4 │ │ │ │ vmov s15, r2 │ │ │ │ - vldr d6, [r5, #24] │ │ │ │ - vcvt.f64.s32 d7, s15 │ │ │ │ - vcmpe.f64 d7, d6 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ble 2af68 │ │ │ │ - b 2af5c │ │ │ │ - mvn r0, #0 │ │ │ │ - b 2ae70 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eorseq r3, r1, r4, lsl #10 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eorseq r3, r1, r8, lsr #9 │ │ │ │ - eorseq r3, r1, r8, asr #8 │ │ │ │ - ldrsbteq r3, [r1], -r8 │ │ │ │ + vldr d16, [r5, #24] │ │ │ │ + vcvt.f64.s32 d17, s15 │ │ │ │ + vcmpe.f64 d17, d16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + ble 2aee4 │ │ │ │ + b 2aed8 │ │ │ │ + mvn r0, #0 │ │ │ │ + b 2add4 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + ldrhteq r3, [r3], -r4 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq r3, r3, r0, ror #10 │ │ │ │ + ldrshteq r3, [r3], -r4 │ │ │ │ + eorseq r3, r3, r8, ror r4 │ │ │ │ ldr r3, [r3, #44] @ 0x2c │ │ │ │ - ldr ip, [pc, #104] @ 2b054 │ │ │ │ + ldr ip, [pc, #104] @ 2afd0 │ │ │ │ cmp r3, #0 │ │ │ │ add ip, pc, ip │ │ │ │ - beq 2b04c │ │ │ │ + beq 2afc8 │ │ │ │ cmp r1, #2 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub sp, sp, #12 │ │ │ │ - beq 2b038 │ │ │ │ + beq 2afb4 │ │ │ │ sub r3, r1, #4 │ │ │ │ cmp r3, #1 │ │ │ │ - bhi 2b020 │ │ │ │ - ldr r3, [pc, #64] @ 2b058 │ │ │ │ + bhi 2af9c │ │ │ │ + ldr r3, [pc, #64] @ 2afd4 │ │ │ │ mov lr, #1 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ str lr, [r3] │ │ │ │ - ldr r3, [pc, #52] @ 2b05c │ │ │ │ + ldr r3, [pc, #52] @ 2afd8 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 32f44 │ │ │ │ + b 33474 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 2b010 │ │ │ │ + bne 2af8c │ │ │ │ mov r0, r2 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ - ldrsbteq r3, [r1], -r4 │ │ │ │ - andeq r1, r0, r4, lsr sl │ │ │ │ - andeq r1, r0, ip, lsl fp │ │ │ │ - ldr r3, [pc, #24] @ 2b080 │ │ │ │ - ldr ip, [pc, #24] @ 2b084 │ │ │ │ - add r3, pc, r3 │ │ │ │ + eorseq r3, r3, r8, ror #6 │ │ │ │ + andeq r1, r0, r0, lsr #20 │ │ │ │ + andeq r1, r0, r8, lsl #22 │ │ │ │ + ldr r3, [pc, #24] @ 2affc │ │ │ │ sub sp, sp, #8 │ │ │ │ + ldr ip, [pc, #20] @ 2b000 │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r3, [r3, ip] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #8 │ │ │ │ - b 32f44 │ │ │ │ - eorseq r3, r1, r8, asr r2 │ │ │ │ - andeq r1, r0, r8, lsr #24 │ │ │ │ + b 33474 │ │ │ │ + eorseq r3, r3, r8, ror #5 │ │ │ │ + andeq r1, r0, r4, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ + strd r4, [sp, #-20]! @ 0xffffffec │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str lr, [sp, #16] │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r3, #44] @ 0x2c │ │ │ │ - ldr r6, [pc, #144] @ 2b134 │ │ │ │ - cmp r3, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ + ldr r6, [pc, #164] @ 2b0d0 │ │ │ │ + cmp r3, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ - beq 2b12c │ │ │ │ + beq 2b0c8 │ │ │ │ cmp r1, #2 │ │ │ │ mov r7, r0 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r2 │ │ │ │ - beq 2b118 │ │ │ │ + beq 2b0a8 │ │ │ │ sub r3, r1, #4 │ │ │ │ cmp r3, #1 │ │ │ │ - bhi 2b0f4 │ │ │ │ + bhi 2b078 │ │ │ │ mov r0, #2 │ │ │ │ - bl 1673e4 │ │ │ │ - ldr r3, [pc, #88] @ 2b138 │ │ │ │ + bl 1758c8 │ │ │ │ + ldr r3, [pc, #112] @ 2b0d4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 2b0f4 │ │ │ │ + beq 2b078 │ │ │ │ mov r0, #4 │ │ │ │ - bl 1673e4 │ │ │ │ - ldr r3, [pc, #64] @ 2b13c │ │ │ │ + bl 1758c8 │ │ │ │ + ldr r3, [pc, #88] @ 2b0d8 │ │ │ │ mov r2, r5 │ │ │ │ - ldr r3, [r6, r3] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ + ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ - pop {r4, r5, r6, r7, lr} │ │ │ │ - b 32f44 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr lr, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + b 33474 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 2b0d0 │ │ │ │ + bne 2b054 │ │ │ │ mov r0, r2 │ │ │ │ add sp, sp, #12 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + add sp, sp, #16 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mvn r0, #0 │ │ │ │ - b 2b124 │ │ │ │ - eorseq r3, r1, r8, lsl r2 │ │ │ │ - andeq r1, r0, r8, lsr #14 │ │ │ │ - andeq r1, r0, r8, lsl #17 │ │ │ │ + b 2b0b4 │ │ │ │ + eorseq r3, r3, r4, lsr #5 │ │ │ │ + andeq r1, r0, r4, lsl r7 │ │ │ │ + andeq r1, r0, r4, ror r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr ip, [pc, #616] @ 2b3c0 │ │ │ │ + ldr ip, [pc, #620] @ 2b368 │ │ │ │ cmp r1, #2 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r2 │ │ │ │ add ip, pc, ip │ │ │ │ - beq 2b2c0 │ │ │ │ + beq 2b24c │ │ │ │ sub r5, r1, #4 │ │ │ │ - cmp r5, #1 │ │ │ │ mov lr, r1 │ │ │ │ - bhi 2b298 │ │ │ │ - ldr r1, [pc, #580] @ 2b3c4 │ │ │ │ + cmp r5, #1 │ │ │ │ + bhi 2b218 │ │ │ │ + ldr r1, [pc, #584] @ 2b36c │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r1, [ip, r1] │ │ │ │ and r0, r2, #1 │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ - beq 2b200 │ │ │ │ + beq 2b1a4 │ │ │ │ + ldr r1, [pc, #560] @ 2b370 │ │ │ │ cmp r3, #0 │ │ │ │ - vldrne s12, [r3] │ │ │ │ - ldr r1, [pc, #548] @ 2b3c8 │ │ │ │ - vldreq d6, [pc, #528] @ 2b3b8 │ │ │ │ + vldreq d17, [pc, #536] @ 2b360 │ │ │ │ ldr r1, [ip, r1] │ │ │ │ - vcvtne.f64.f32 d6, s12 │ │ │ │ - vldr s14, [r1] │ │ │ │ + vldr s15, [r1] │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ + vldrne s15, [r3] │ │ │ │ + vcvtne.f64.f32 d17, s15 │ │ │ │ cmp lr, #4 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - vnegne.f64 d6, d6 │ │ │ │ + vnegne.f64 d17, d17 │ │ │ │ cmp r0, #0 │ │ │ │ - vadd.f64 d7, d7, d6 │ │ │ │ - vcvt.f32.f64 s14, d7 │ │ │ │ - vstr s14, [r1] │ │ │ │ - bne 2b38c │ │ │ │ + vadd.f64 d16, d16, d17 │ │ │ │ + vcvt.f32.f64 s15, d16 │ │ │ │ + vstr s15, [r1] │ │ │ │ + bne 2b340 │ │ │ │ tst r2, #2 │ │ │ │ - beq 2b1f0 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - vldr d6, [r4, #24] │ │ │ │ - vcmpe.f64 d7, d6 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcvtgt.f32.f64 s12, d6 │ │ │ │ - vstrgt s12, [r1] │ │ │ │ - ldr r1, [pc, #468] @ 2b3cc │ │ │ │ + beq 2b194 │ │ │ │ + vldr d17, [r4, #24] │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ + vcmpe.f64 d16, d17 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcvtgt.f32.f64 s15, d17 │ │ │ │ + vstrgt s15, [r1] │ │ │ │ + ldr r1, [pc, #472] @ 2b374 │ │ │ │ mov r5, #1 │ │ │ │ ldr r1, [ip, r1] │ │ │ │ str r5, [r1] │ │ │ │ + ldr r1, [pc, #460] @ 2b378 │ │ │ │ cmp r3, #0 │ │ │ │ - vldrne s12, [r3] │ │ │ │ - ldr r1, [pc, #448] @ 2b3d0 │ │ │ │ - vldreq d6, [pc, #420] @ 2b3b8 │ │ │ │ + vldreq d17, [pc, #428] @ 2b360 │ │ │ │ ldr r1, [ip, r1] │ │ │ │ - vcvtne.f64.f32 d6, s12 │ │ │ │ - vldr s14, [r1] │ │ │ │ + vldr s15, [r1] │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ + vldrne s15, [r3] │ │ │ │ + vcvtne.f64.f32 d17, s15 │ │ │ │ cmp lr, #4 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - vnegne.f64 d6, d6 │ │ │ │ + vnegne.f64 d17, d17 │ │ │ │ cmp r0, #0 │ │ │ │ - vadd.f64 d7, d7, d6 │ │ │ │ - vcvt.f32.f64 s14, d7 │ │ │ │ - vstr s14, [r1] │ │ │ │ - beq 2b258 │ │ │ │ - vcvt.f64.f32 d6, s14 │ │ │ │ - vldr d5, [r4, #16] │ │ │ │ - vcmpe.f64 d6, d5 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcvtmi.f32.f64 s10, d5 │ │ │ │ - vstrmi s10, [r1] │ │ │ │ - bmi 2b278 │ │ │ │ - tst r2, #2 │ │ │ │ - beq 2b278 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - vldr d6, [r4, #24] │ │ │ │ - vcmpe.f64 d7, d6 │ │ │ │ + vadd.f64 d16, d16, d17 │ │ │ │ + vcvt.f32.f64 s15, d16 │ │ │ │ + vstr s15, [r1] │ │ │ │ + beq 2b2f0 │ │ │ │ + vldr d16, [r4, #16] │ │ │ │ + vcvt.f64.f32 d17, s15 │ │ │ │ + vcmpe.f64 d17, d16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - vcvtgt.f32.f64 s12, d6 │ │ │ │ - vstrgt s12, [r1] │ │ │ │ - ldr r3, [pc, #340] @ 2b3d4 │ │ │ │ + bpl 2b2f0 │ │ │ │ + vcvt.f32.f64 s15, d16 │ │ │ │ + vstr s15, [r1] │ │ │ │ + ldr r3, [pc, #376] @ 2b37c │ │ │ │ mov r2, #1 │ │ │ │ - ldr r3, [ip, r3] │ │ │ │ mov r0, #2 │ │ │ │ + ldr r3, [ip, r3] │ │ │ │ str r2, [r3] │ │ │ │ - bl 1673e4 │ │ │ │ - mov r0, #1 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - ldr r3, [pc, #292] @ 2b3c4 │ │ │ │ + bl 1758c8 │ │ │ │ + b 2b2bc │ │ │ │ + ldr r3, [pc, #332] @ 2b36c │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 2b354 │ │ │ │ - ldr r3, [pc, #276] @ 2b3c8 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ + bne 2b314 │ │ │ │ + ldr r3, [pc, #324] @ 2b378 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ vldr s0, [r3] │ │ │ │ - b 32ff8 │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ + add sp, sp, #16 │ │ │ │ + b 33544 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 2b3ac │ │ │ │ - ldr r2, [r0, #12] │ │ │ │ - vldr s15, [r3] │ │ │ │ + moveq r0, r2 │ │ │ │ + beq 2b2c0 │ │ │ │ + vldr s15, [r2] │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ tst r2, #1 │ │ │ │ - beq 2b334 │ │ │ │ - vcvt.f64.f32 d6, s15 │ │ │ │ - vldr d5, [r0, #16] │ │ │ │ - vcmpe.f64 d6, d5 │ │ │ │ + beq 2b2d0 │ │ │ │ + vldr d16, [r4, #16] │ │ │ │ + vcvt.f64.f32 d17, s15 │ │ │ │ + vcmpe.f64 d17, d16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bpl 2b334 │ │ │ │ - vcvt.f32.f64 s15, d5 │ │ │ │ + bpl 2b2d0 │ │ │ │ + vcvt.f32.f64 s15, d16 │ │ │ │ vstr s15, [r3] │ │ │ │ - ldr r2, [pc, #200] @ 2b3c4 │ │ │ │ + ldr r2, [pc, #224] @ 2b36c │ │ │ │ ldr r2, [ip, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ - bne 2b368 │ │ │ │ - ldr r2, [pc, #192] @ 2b3d0 │ │ │ │ - ldr r3, [pc, #192] @ 2b3d4 │ │ │ │ - ldr r1, [ip, r2] │ │ │ │ + bne 2b31c │ │ │ │ + ldr r2, [pc, #216] @ 2b378 │ │ │ │ + mov r1, #1 │ │ │ │ mov r0, #2 │ │ │ │ - vstr s15, [r1] │ │ │ │ + ldr r3, [pc, #208] @ 2b37c │ │ │ │ + ldr r2, [ip, r2] │ │ │ │ + vstr s15, [r2] │ │ │ │ ldr r3, [ip, r3] │ │ │ │ - mov r2, #1 │ │ │ │ - str r2, [r3] │ │ │ │ - bl 1673e4 │ │ │ │ + str r1, [r3] │ │ │ │ + bl 1758c8 │ │ │ │ mov r0, #1 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ tst r2, #2 │ │ │ │ - beq 2b2f4 │ │ │ │ - vcvt.f64.f32 d6, s15 │ │ │ │ - vldr d5, [r4, #24] │ │ │ │ - vcmpe.f64 d6, d5 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ble 2b2f4 │ │ │ │ - b 2b2ec │ │ │ │ - ldr r3, [pc, #116] @ 2b3d0 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - ldr r3, [ip, r3] │ │ │ │ - vldr s0, [r3] │ │ │ │ - b 32ff8 │ │ │ │ - ldr r1, [pc, #88] @ 2b3c8 │ │ │ │ - ldr r2, [pc, #88] @ 2b3cc │ │ │ │ - ldr r0, [ip, r1] │ │ │ │ - mov r1, #1 │ │ │ │ - vstr s15, [r0] │ │ │ │ + beq 2b284 │ │ │ │ + vldr d16, [r4, #24] │ │ │ │ + vcvt.f64.f32 d17, s15 │ │ │ │ + vcmpe.f64 d17, d16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + ble 2b284 │ │ │ │ + b 2b27c │ │ │ │ + tst r2, #2 │ │ │ │ + beq 2b1fc │ │ │ │ + vldr d17, [r4, #24] │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ + vcmpe.f64 d16, d17 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcvtgt.f32.f64 s15, d17 │ │ │ │ + vstrgt s15, [r1] │ │ │ │ + b 2b1fc │ │ │ │ + ldr r3, [pc, #84] @ 2b370 │ │ │ │ + b 2b230 │ │ │ │ + ldr r1, [pc, #76] @ 2b370 │ │ │ │ + mov r0, #1 │ │ │ │ + ldr r2, [pc, #72] @ 2b374 │ │ │ │ + ldr r1, [ip, r1] │ │ │ │ + vstr s15, [r1] │ │ │ │ vldr s15, [r3] │ │ │ │ ldr r3, [ip, r2] │ │ │ │ - str r1, [r3] │ │ │ │ - b 2b308 │ │ │ │ - vcvt.f64.f32 d6, s14 │ │ │ │ - vldr d5, [r4, #16] │ │ │ │ - vcmpe.f64 d6, d5 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcvtmi.f32.f64 s10, d5 │ │ │ │ - vstrmi s10, [r1] │ │ │ │ - bmi 2b1f0 │ │ │ │ - b 2b1d0 │ │ │ │ - mov r0, r2 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - nop {0} │ │ │ │ + str r0, [r3] │ │ │ │ + b 2b298 │ │ │ │ + vldr d16, [r4, #16] │ │ │ │ + vcvt.f64.f32 d17, s15 │ │ │ │ + vcmpe.f64 d17, d16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bpl 2b174 │ │ │ │ + vcvt.f32.f64 s15, d16 │ │ │ │ + vstr s15, [r1] │ │ │ │ + b 2b194 │ │ │ │ ldmibls r9, {r1, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ svccc 0x00b99999 │ │ │ │ - eorseq r3, r1, r0, ror #2 │ │ │ │ - andeq r1, r0, ip, ror #16 │ │ │ │ - andeq r1, r0, r0, asr #13 │ │ │ │ - andeq r1, r0, r4, lsr sl │ │ │ │ - andeq r1, r0, r4, lsl #24 │ │ │ │ - ldrdeq r1, [r0], -ip │ │ │ │ + eorseq r3, r3, ip, asr #3 │ │ │ │ + andeq r1, r0, r8, asr r8 │ │ │ │ + andeq r1, r0, ip, lsr #13 │ │ │ │ + andeq r1, r0, r0, lsr #20 │ │ │ │ + strdeq r1, [r0], -r0 │ │ │ │ + andeq r1, r0, r8, asr #11 │ │ │ │ ldr r3, [r3, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ - beq 2b3f0 │ │ │ │ + beq 2b398 │ │ │ │ add r3, r3, #1136 @ 0x470 │ │ │ │ vldr s0, [r3, #4] │ │ │ │ - b 32ff8 │ │ │ │ + b 33544 │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r3, [r3, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ - beq 2b410 │ │ │ │ + beq 2b3b8 │ │ │ │ add r3, r3, #1120 @ 0x460 │ │ │ │ vldr s0, [r3, #12] │ │ │ │ - b 32ff8 │ │ │ │ + b 33544 │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ - ldr r3, [pc, #24] @ 2b438 │ │ │ │ - ldr ip, [pc, #24] @ 2b43c │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r3, [pc, #24] @ 2b3e0 │ │ │ │ sub sp, sp, #8 │ │ │ │ + ldr ip, [pc, #20] @ 2b3e4 │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r3, [r3, ip] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #8 │ │ │ │ - b 32e48 │ │ │ │ - eorseq r2, r1, r0, lsr #29 │ │ │ │ - andeq r1, r0, r8, lsr #18 │ │ │ │ + b 33358 │ │ │ │ + eorseq r2, r3, r4, lsl #30 │ │ │ │ + andeq r1, r0, r4, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ + strd r4, [sp, #-20]! @ 0xffffffec │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str lr, [sp, #16] │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r7, [pc, #100] @ 2b4bc │ │ │ │ + ldr r7, [pc, #124] @ 2b484 │ │ │ │ cmp r1, #2 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r1 │ │ │ │ - add r7, pc, r7 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r2 │ │ │ │ - beq 2b4a8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + beq 2b464 │ │ │ │ sub r3, r1, #4 │ │ │ │ cmp r3, #1 │ │ │ │ - bhi 2b484 │ │ │ │ + bhi 2b434 │ │ │ │ mov r0, #2 │ │ │ │ - bl 1673e4 │ │ │ │ - ldr r3, [pc, #52] @ 2b4c0 │ │ │ │ + bl 1758c8 │ │ │ │ + ldr r3, [pc, #76] @ 2b488 │ │ │ │ mov r2, r5 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ - pop {r4, r5, r6, r7, lr} │ │ │ │ - b 32d20 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr lr, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + b 3322c │ │ │ │ cmp r2, #0 │ │ │ │ - bne 2b47c │ │ │ │ + bne 2b42c │ │ │ │ mov r0, r2 │ │ │ │ add sp, sp, #12 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ - eorseq r2, r1, r0, ror #28 │ │ │ │ - andeq r1, r0, ip, asr #16 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + add sp, sp, #16 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldrhteq r2, [r3], -r8 │ │ │ │ + andeq r1, r0, r8, lsr r8 │ │ │ │ cmp r1, #1 │ │ │ │ - bne 2b510 │ │ │ │ + bne 2b4d8 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 2b508 │ │ │ │ + beq 2b4d0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [r3, #28] │ │ │ │ sub sp, sp, #12 │ │ │ │ cmp ip, #0 │ │ │ │ - blt 2b518 │ │ │ │ - beq 2b53c │ │ │ │ + blt 2b4e0 │ │ │ │ + beq 2b504 │ │ │ │ add r3, r3, #28 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 32d20 │ │ │ │ + b 3322c │ │ │ │ mov r0, r2 │ │ │ │ bx lr │ │ │ │ add r3, r3, #28 │ │ │ │ - b 32d20 │ │ │ │ - ldr r0, [pc, #64] @ 2b560 │ │ │ │ + b 3322c │ │ │ │ + ldr r0, [pc, #64] @ 2b528 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 21f74 │ │ │ │ + bl 21edc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r0, [r2] │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldr r0, [pc, #32] @ 2b564 │ │ │ │ + ldr r0, [pc, #32] @ 2b52c │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 21f74 │ │ │ │ + bl 21edc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r0, [r2] │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - andseq fp, r9, ip, ror fp │ │ │ │ - andseq fp, r9, ip, asr fp │ │ │ │ - ldr ip, [r3, #44] @ 0x2c │ │ │ │ - ldr r3, [pc, #40] @ 2b59c │ │ │ │ - cmp ip, #0 │ │ │ │ - add r3, pc, r3 │ │ │ │ - beq 2b594 │ │ │ │ - ldr ip, [pc, #28] @ 2b5a0 │ │ │ │ + andseq sp, sl, r4, lsl #28 │ │ │ │ + andseq sp, sl, r4, ror #27 │ │ │ │ + ldr r3, [r3, #44] @ 0x2c │ │ │ │ + ldr ip, [pc, #40] @ 2b564 │ │ │ │ + cmp r3, #0 │ │ │ │ + add ip, pc, ip │ │ │ │ + beq 2b55c │ │ │ │ + ldr r3, [pc, #28] @ 2b568 │ │ │ │ sub sp, sp, #8 │ │ │ │ - ldr r3, [r3, ip] │ │ │ │ + ldr r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #8 │ │ │ │ - b 331b0 │ │ │ │ + b 33718 │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ - eorseq r2, r1, ip, asr #26 │ │ │ │ - @ instruction: 0x00001bb0 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + mlaseq r3, r4, sp, r2 │ │ │ │ + muleq r0, ip, fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ vpush {d8} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ - mov r4, r3 │ │ │ │ - ldr r3, [r3, #40] @ 0x28 │ │ │ │ - ldr r5, [pc, #180] @ 2b67c │ │ │ │ - cmp r3, #0 │ │ │ │ + ldr lr, [r3, #40] @ 0x28 │ │ │ │ sub sp, sp, #8 │ │ │ │ + mov r4, r3 │ │ │ │ + ldr r5, [pc, #200] @ 2b664 │ │ │ │ + cmp lr, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ - beq 2b674 │ │ │ │ - ldr r6, [r4, #44] @ 0x2c │ │ │ │ + beq 2b65c │ │ │ │ + ldr r6, [r3, #44] @ 0x2c │ │ │ │ cmp r6, #0 │ │ │ │ - beq 2b674 │ │ │ │ + beq 2b65c │ │ │ │ cmp r1, #2 │ │ │ │ mov ip, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov lr, r2 │ │ │ │ - beq 2b600 │ │ │ │ + beq 2b5d0 │ │ │ │ sub r6, r1, #4 │ │ │ │ cmp r6, #1 │ │ │ │ - bhi 2b658 │ │ │ │ + bhi 2b634 │ │ │ │ mov r1, r3 │ │ │ │ - ldr r3, [pc, #116] @ 2b680 │ │ │ │ + ldr r3, [pc, #140] @ 2b668 │ │ │ │ mov r2, lr │ │ │ │ - ldr r5, [r5, r3] │ │ │ │ mov r0, ip │ │ │ │ + ldr r5, [r5, r3] │ │ │ │ mov r3, r5 │ │ │ │ vldr s16, [r5] │ │ │ │ - bl 331b0 │ │ │ │ + bl 33718 │ │ │ │ cmp r0, #1 │ │ │ │ - bne 2b64c │ │ │ │ + bne 2b61c │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 2b64c │ │ │ │ - vldr s14, [r5] │ │ │ │ - vldr d6, [r4, #104] @ 0x68 │ │ │ │ - vsub.f32 s14, s14, s16 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - vsub.f64 d6, d6, d7 │ │ │ │ - vstr d6, [r4, #104] @ 0x68 │ │ │ │ + beq 2b61c │ │ │ │ + vldr s15, [r5] │ │ │ │ + vldr d17, [r4, #104] @ 0x68 │ │ │ │ + vsub.f32 s15, s15, s16 │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ + vsub.f64 d17, d17, d16 │ │ │ │ + vstr d17, [r4, #104] @ 0x68 │ │ │ │ add sp, sp, #8 │ │ │ │ vpop {d8} │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - ldr r3, [pc, #32] @ 2b680 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r3, [pc, #44] @ 2b668 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #8 │ │ │ │ vpop {d8} │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - b 331b0 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ + add sp, sp, #16 │ │ │ │ + b 33718 │ │ │ │ mvn r0, #0 │ │ │ │ - b 2b64c │ │ │ │ - ldrshteq r2, [r1], -r4 │ │ │ │ - @ instruction: 0x000015bc │ │ │ │ + b 2b61c │ │ │ │ + eorseq r2, r3, r4, lsr sp │ │ │ │ + andeq r1, r0, r8, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, lr} │ │ │ │ + strd r4, [sp, #-12]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #8] │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ - sub r0, r1, #2 │ │ │ │ - bics r0, r0, #2 │ │ │ │ - ldr r0, [pc, #256] @ 2b7a4 │ │ │ │ + ldr ip, [pc, #272] @ 2b798 │ │ │ │ mov r4, r3 │ │ │ │ - ldr r3, [pc, #252] @ 2b7a8 │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r3, [r0, r3] │ │ │ │ + sub r3, r1, #2 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ - ldr r3, [r3] │ │ │ │ - str r3, [sp, #28] │ │ │ │ - mov r3, #0 │ │ │ │ + bics r3, r3, #2 │ │ │ │ + ldr r0, [pc, #256] @ 2b79c │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r0, [ip, r0] │ │ │ │ + ldr r0, [r0] │ │ │ │ + str r0, [sp, #28] │ │ │ │ + mov r0, #0 │ │ │ │ mvnne r0, #1 │ │ │ │ - beq 2b6f4 │ │ │ │ - ldr r2, [pc, #220] @ 2b7ac │ │ │ │ - ldr r3, [pc, #212] @ 2b7a8 │ │ │ │ + beq 2b6e8 │ │ │ │ + ldr r2, [pc, #228] @ 2b7a0 │ │ │ │ + ldr r3, [pc, #220] @ 2b79c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 2b7a0 │ │ │ │ + bne 2b794 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ - pop {r4, r5, pc} │ │ │ │ - cmp r2, #0 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #8 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ sub r1, r1, #2 │ │ │ │ + cmp r2, #0 │ │ │ │ + ldr r0, [r4, #36] @ 0x24 │ │ │ │ clz r1, r1 │ │ │ │ lsr r1, r1, #5 │ │ │ │ moveq r1, #0 │ │ │ │ cmp r1, #0 │ │ │ │ + mov r1, #15 │ │ │ │ ldrne r3, [r2] │ │ │ │ mvneq r3, #0 │ │ │ │ - ldr r0, [r4, #36] @ 0x24 │ │ │ │ add r2, sp, #12 │ │ │ │ - mov r1, #15 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 102b0c │ │ │ │ + bl 10d030 │ │ │ │ cmn r0, #1 │ │ │ │ - beq 2b798 │ │ │ │ + beq 2b78c │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ tst r2, r3 │ │ │ │ - bmi 2b784 │ │ │ │ - ldr r5, [pc, #108] @ 2b7b0 │ │ │ │ - ldr r1, [pc, #108] @ 2b7b4 │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ + bmi 2b778 │ │ │ │ + ldr r5, [pc, #108] @ 2b7a4 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r2, #2 │ │ │ │ - mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 324a4 │ │ │ │ - ldr r1, [pc, #80] @ 2b7b8 │ │ │ │ - mov r2, #2 │ │ │ │ + ldr r1, [pc, #96] @ 2b7a8 │ │ │ │ + add r5, pc, r5 │ │ │ │ + mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ + bl 3293c │ │ │ │ + ldr r1, [pc, #80] @ 2b7ac │ │ │ │ + mov r2, #2 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 324a4 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 3293c │ │ │ │ mov r0, #1 │ │ │ │ - b 2b6c8 │ │ │ │ - ldr r2, [pc, #48] @ 2b7bc │ │ │ │ + b 2b6b4 │ │ │ │ + ldr r2, [pc, #48] @ 2b7b0 │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, r1 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r0, #0 │ │ │ │ - b 2b6c8 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eorseq r2, r1, r8, lsl ip │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - ldrshteq r2, [r1], -r0 │ │ │ │ - ldrsbteq r6, [r0], -ip │ │ │ │ - mulseq r9, r4, r9 │ │ │ │ - andseq fp, r9, r4, lsl #19 │ │ │ │ - andseq fp, r9, r8, lsl r9 │ │ │ │ + b 2b6b4 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eorseq r2, r3, r8, lsr ip │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq r2, r3, r4, lsl ip │ │ │ │ + eorseq r6, r2, ip, ror #17 │ │ │ │ + andseq sp, sl, r0, ror #23 │ │ │ │ + @ instruction: 0x001adbd4 │ │ │ │ + andseq sp, sl, r0, ror fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r4, r2 │ │ │ │ - ldr r2, [pc, #628] @ 2ba50 │ │ │ │ - ldr r0, [r3, #36] @ 0x24 │ │ │ │ + ldr r2, [pc, #648] @ 2ba64 │ │ │ │ mov r6, r3 │ │ │ │ - ldr r3, [pc, #620] @ 2ba54 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r5, [pc, #616] @ 2ba58 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #64 @ 0x40 │ │ │ │ + ldr r0, [r3, #36] @ 0x24 │ │ │ │ + ldr r3, [pc, #636] @ 2ba68 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r5, [pc, #632] @ 2ba6c │ │ │ │ cmp r0, #0 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov r3, #0 │ │ │ │ - beq 2ba44 │ │ │ │ + beq 2ba58 │ │ │ │ ldr r2, [r0, #80] @ 0x50 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 2ba44 │ │ │ │ + beq 2ba58 │ │ │ │ ldr r7, [r2, #84] @ 0x54 │ │ │ │ cmp r7, #0 │ │ │ │ - blt 2b840 │ │ │ │ + blt 2b840 │ │ │ │ add r2, r7, #276 @ 0x114 │ │ │ │ add r2, r2, #2 │ │ │ │ ldr r3, [r0, r2, lsl #2] │ │ │ │ - ldr r2, [pc, #548] @ 2ba5c │ │ │ │ + ldr r2, [pc, #568] @ 2ba70 │ │ │ │ ldr r3, [r3, #60] @ 0x3c │ │ │ │ ldr r8, [r5, r2] │ │ │ │ str r3, [r8] │ │ │ │ - ldr r2, [pc, #536] @ 2ba60 │ │ │ │ + ldr r2, [pc, #556] @ 2ba74 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r1, #4 │ │ │ │ - bhi 2b9b0 │ │ │ │ + bhi 2b9c4 │ │ │ │ ldrb r2, [r2, r1] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop {0} │ │ │ │ - cmp r4, #0 │ │ │ │ sub r1, r1, #2 │ │ │ │ + cmp r4, #0 │ │ │ │ clz r1, r1 │ │ │ │ lsr r1, r1, #5 │ │ │ │ moveq r1, #0 │ │ │ │ cmp r1, #0 │ │ │ │ ldrne r1, [r4] │ │ │ │ mvneq r1, #0 │ │ │ │ - bl 102fc8 │ │ │ │ + bl 10d484 │ │ │ │ cmn r0, #2 │ │ │ │ mov r4, r0 │ │ │ │ - beq 2b9b8 │ │ │ │ + beq 2b9cc │ │ │ │ cmp r0, #0 │ │ │ │ - blt 2b9fc │ │ │ │ + blt 2ba10 │ │ │ │ ldr r2, [r6, #36] @ 0x24 │ │ │ │ ldr r1, [r2, #80] @ 0x50 │ │ │ │ ldr r3, [r1, #84] @ 0x54 │ │ │ │ cmp r3, r7 │ │ │ │ cmnne r7, #2 │ │ │ │ - bne 2ba0c │ │ │ │ - ldr r0, [pc, #424] @ 2ba5c │ │ │ │ + bne 2ba20 │ │ │ │ + ldr r0, [pc, #444] @ 2ba70 │ │ │ │ ldr r8, [r5, r0] │ │ │ │ cmp r7, r3 │ │ │ │ - beq 2b8e4 │ │ │ │ + beq 2b8e4 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r3, [r2, r3, lsl #2] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 2b8e4 │ │ │ │ + beq 2b8e4 │ │ │ │ ldr r2, [r3, #60] @ 0x3c │ │ │ │ str r2, [r8] │ │ │ │ str r1, [r3] │ │ │ │ str r3, [r6, #44] @ 0x2c │ │ │ │ - bl 38b4c │ │ │ │ + bl 395b8 │ │ │ │ ldr r4, [r8] │ │ │ │ - b 2b9cc │ │ │ │ + b 2b9e0 │ │ │ │ cmp r4, #0 │ │ │ │ moveq r0, r4 │ │ │ │ - beq 2b984 │ │ │ │ + beq 2b988 │ │ │ │ cmp r7, #0 │ │ │ │ - blt 2b9e8 │ │ │ │ - ldr r3, [pc, #348] @ 2ba64 │ │ │ │ - add r6, sp, #20 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldm r3, {r0, r1} │ │ │ │ - mov r2, #32 │ │ │ │ - stm r6, {r0, r1} │ │ │ │ - mov r1, #0 │ │ │ │ - add r0, sp, #28 │ │ │ │ - bl 24368 │ │ │ │ + blt 2b9fc │ │ │ │ + ldr r3, [pc, #368] @ 2ba78 │ │ │ │ + vmov.i32 q8, #0 @ 0x00000000 │ │ │ │ + add r2, sp, #28 │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ - bl 24020 │ │ │ │ - ldr lr, [pc, #296] @ 2ba5c │ │ │ │ - ldr ip, [pc, #304] @ 2ba68 │ │ │ │ + vst1.8 {d16-d17}, [r2] │ │ │ │ + add r3, pc, r3 │ │ │ │ + vstr d16, [sp, #44] @ 0x2c │ │ │ │ + ldrd r2, [r3] │ │ │ │ + strd r2, [sp, #20] │ │ │ │ + vstr d16, [sp, #52] @ 0x34 │ │ │ │ + bl 23f58 │ │ │ │ + ldr r1, [pc, #316] @ 2ba70 │ │ │ │ + add r3, sp, #20 │ │ │ │ + ldr r2, [pc, #320] @ 2ba7c │ │ │ │ + str r3, [sp, #8] │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ - add ip, pc, ip │ │ │ │ - mov r2, #1 │ │ │ │ - mov r1, r3 │ │ │ │ str r0, [r4] │ │ │ │ - str r6, [sp, #8] │ │ │ │ - ldr lr, [r5, lr] │ │ │ │ - str ip, [sp] │ │ │ │ - ldr ip, [lr] │ │ │ │ + ldr ip, [r5, r1] │ │ │ │ + mov r1, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [sp] │ │ │ │ + mov r2, #1 │ │ │ │ + ldr ip, [ip] │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ - b 2b980 │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ + b 2b984 │ │ │ │ cmp r4, #0 │ │ │ │ moveq r0, r1 │ │ │ │ - beq 2b984 │ │ │ │ - ldr r3, [pc, #228] @ 2ba5c │ │ │ │ + beq 2b988 │ │ │ │ + ldr r3, [pc, #244] @ 2ba70 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r4] │ │ │ │ mov r0, #1 │ │ │ │ - ldr r2, [pc, #224] @ 2ba6c │ │ │ │ - ldr r3, [pc, #196] @ 2ba54 │ │ │ │ + ldr r2, [pc, #240] @ 2ba80 │ │ │ │ + ldr r3, [pc, #212] @ 2ba68 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 2ba4c │ │ │ │ + bne 2ba60 │ │ │ │ add sp, sp, #64 @ 0x40 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mvn r0, #1 │ │ │ │ - b 2b984 │ │ │ │ + b 2b988 │ │ │ │ movw r0, #2049 @ 0x801 │ │ │ │ - bl 375e8 │ │ │ │ - ldr r3, [pc, #148] @ 2ba5c │ │ │ │ + bl 37f80 │ │ │ │ + ldr r3, [pc, #148] @ 2ba70 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r4, [r3] │ │ │ │ - ldr r2, [pc, #156] @ 2ba70 │ │ │ │ + ldr r2, [pc, #156] @ 2ba84 │ │ │ │ mov r3, r4 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, #41 @ 0x29 │ │ │ │ - bl ab6e0 │ │ │ │ - b 2b980 │ │ │ │ - ldr r0, [pc, #132] @ 2ba74 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 2b984 │ │ │ │ + ldr r0, [pc, #132] @ 2ba88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 21f74 │ │ │ │ + bl 21edc │ │ │ │ str r0, [r4] │ │ │ │ - b 2b980 │ │ │ │ - ldr r3, [pc, #88] @ 2ba5c │ │ │ │ + b 2b984 │ │ │ │ + ldr r3, [pc, #88] @ 2ba70 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r4, [r3] │ │ │ │ - b 2b9cc │ │ │ │ - ldr r3, [pc, #100] @ 2ba78 │ │ │ │ + b 2b9e0 │ │ │ │ + ldr r3, [pc, #100] @ 2ba8c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ movweq r0, #2049 @ 0x801 │ │ │ │ movne r0, #2048 @ 0x800 │ │ │ │ - bl 375e8 │ │ │ │ - ldr r3, [pc, #44] @ 2ba5c │ │ │ │ + bl 37f80 │ │ │ │ ldr r2, [r6, #36] @ 0x24 │ │ │ │ - ldr r8, [r5, r3] │ │ │ │ + ldr r3, [pc, #40] @ 2ba70 │ │ │ │ ldr r1, [r2, #80] @ 0x50 │ │ │ │ + ldr r8, [r5, r3] │ │ │ │ str r4, [r8] │ │ │ │ ldr r3, [r1, #84] @ 0x54 │ │ │ │ - b 2b8b4 │ │ │ │ + b 2b8b4 │ │ │ │ mvn r0, #0 │ │ │ │ - b 2b984 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - ldrsbteq r2, [r1], -ip │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eorseq r2, r1, r8, asr #21 │ │ │ │ - andeq r1, r0, r4, asr fp │ │ │ │ - andseq sl, sp, r4, ror #28 │ │ │ │ - @ instruction: 0x001daedc │ │ │ │ - @ instruction: 0x0019b7d0 │ │ │ │ - eorseq r2, r1, r4, lsr r9 │ │ │ │ - andseq fp, r9, ip, lsr r7 │ │ │ │ - andseq fp, r9, r0, lsl r7 │ │ │ │ - andeq r1, r0, r8, lsl sp │ │ │ │ + b 2b988 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eorseq r2, r3, r8, ror #21 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + ldrsbteq r2, [r3], -r8 │ │ │ │ + andeq r1, r0, r0, asr #22 │ │ │ │ + ldrheq sp, [lr], -r4 │ │ │ │ + andseq sp, lr, r0, lsr #2 │ │ │ │ + andseq sp, sl, ip, lsl #20 │ │ │ │ + eorseq r2, r3, r0, asr #18 │ │ │ │ + andseq sp, sl, r0, ror r9 │ │ │ │ + andseq sp, sl, ip, asr #18 │ │ │ │ + andeq r1, r0, r4, lsl #26 │ │ │ │ ldr r3, [r3, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ - beq 2ba90 │ │ │ │ + beq 2baa4 │ │ │ │ ldr r3, [r3, #1160] @ 0x488 │ │ │ │ - b 32cf4 │ │ │ │ + b 33200 │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r3, [r3, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ - beq 2baac │ │ │ │ + beq 2bac0 │ │ │ │ ldr r3, [r3, #1156] @ 0x484 │ │ │ │ - b 32cf4 │ │ │ │ + b 33200 │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r3, [r3, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 2bac8 │ │ │ │ + beq 2badc │ │ │ │ ldr r3, [r3, #8] │ │ │ │ - b 32cf4 │ │ │ │ + b 33200 │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r3, [r3, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ - beq 2bae4 │ │ │ │ + beq 2baf8 │ │ │ │ ldr r3, [r3, #1152] @ 0x480 │ │ │ │ - b 33460 │ │ │ │ + b 33a08 │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r3, [r3, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 2bb00 │ │ │ │ + beq 2bb14 │ │ │ │ ldr r3, [r3, #88] @ 0x58 │ │ │ │ - b 33460 │ │ │ │ + b 33a08 │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r3, [r3, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ - beq 2bb5c │ │ │ │ + beq 2bb84 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 2bb5c │ │ │ │ + beq 2bb84 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3, #976] @ 0x3d0 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ - bl a2bf8 │ │ │ │ + bl a81d4 │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ + mov r3, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ - mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - b 333fc │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #16 │ │ │ │ + b 33994 │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r3, [r3, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 2bbb8 │ │ │ │ + beq 2bbf4 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 2bbb8 │ │ │ │ + beq 2bbf4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3, #976] @ 0x3d0 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ - bl a2bf8 │ │ │ │ + bl a81d4 │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ + mov r3, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ - mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - b 333fc │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #16 │ │ │ │ + b 33994 │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 2bbd8 │ │ │ │ + beq 2bc14 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ - b 333fc │ │ │ │ + b 33994 │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ - ldr r3, [pc, #16] @ 2bbf8 │ │ │ │ - ldr ip, [pc, #16] @ 2bbfc │ │ │ │ + ldr r3, [pc, #16] @ 2bc34 │ │ │ │ + ldr ip, [pc, #16] @ 2bc38 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, ip] │ │ │ │ ldr r3, [r3] │ │ │ │ - b 333fc │ │ │ │ - ldrsbteq r2, [r1], -r8 │ │ │ │ - andeq r1, r0, ip, asr fp │ │ │ │ + b 33994 │ │ │ │ + eorseq r2, r3, ip, lsr #13 │ │ │ │ + andeq r1, r0, r8, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r3, [pc, #80] @ 2bc68 │ │ │ │ - ldr ip, [pc, #80] @ 2bc6c │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r6, [r3, ip] │ │ │ │ + ldr r3, [pc, #112] @ 2bcd0 │ │ │ │ mov r4, r0 │ │ │ │ - ldr r0, [r6] │ │ │ │ + ldr ip, [pc, #108] @ 2bcd4 │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r3, ip] │ │ │ │ + ldr r0, [r7] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 2bc60 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r1 │ │ │ │ - bl ad824 │ │ │ │ - mov r1, r7 │ │ │ │ + beq 2bcb8 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r5, r1 │ │ │ │ + bl b37c4 │ │ │ │ ldrb r2, [r0] │ │ │ │ mov r3, r0 │ │ │ │ - cmp r2, #0 │ │ │ │ - ldreq r3, [r6] │ │ │ │ - mov r2, r5 │ │ │ │ + mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 333fc │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + cmp r2, #0 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr lr, [sp, #20] │ │ │ │ + ldreq r3, [r7] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + add sp, sp, #24 │ │ │ │ + b 33994 │ │ │ │ + ldrd r4, [sp] │ │ │ │ mvn r0, #0 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - eorseq r2, r1, r8, lsr #13 │ │ │ │ - andeq r1, r0, ip, asr fp │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + eorseq r2, r3, ip, ror #12 │ │ │ │ + andeq r1, r0, r8, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ - str r0, [ip, #4064] @ 0xfe0 │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ + str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [r3, #44] @ 0x2c │ │ │ │ - sub sp, sp, #12 │ │ │ │ + sub sp, sp, #8 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 2bd98 │ │ │ │ + beq 2be24 │ │ │ │ cmp r1, #1 │ │ │ │ - bne 2bcec │ │ │ │ + bne 2bd68 │ │ │ │ cmp r2, #0 │ │ │ │ mov r4, r2 │ │ │ │ moveq r0, r2 │ │ │ │ - beq 2bce4 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r3, [pc, #236] @ 2bda0 │ │ │ │ - sub r2, r7, #268435457 @ 0x10000001 │ │ │ │ + beq 2bd54 │ │ │ │ + ldr r6, [r5, #8] │ │ │ │ + ldr r3, [pc, #264] @ 2be2c │ │ │ │ + sub r2, r6, #268435457 @ 0x10000001 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #4 │ │ │ │ - bhi 2bd38 │ │ │ │ + bhi 2bdc0 │ │ │ │ ldrb r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop {0} │ │ │ │ - ldr r0, [pc, #208] @ 2bda4 │ │ │ │ + ldr r0, [pc, #236] @ 2be30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 21f74 │ │ │ │ - mov r6, r0 │ │ │ │ + bl 21edc │ │ │ │ + mov r5, r0 │ │ │ │ mov r0, #1 │ │ │ │ - str r6, [r4] │ │ │ │ + str r5, [r4] │ │ │ │ + add sp, sp, #8 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ add sp, sp, #12 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r3, [r5, #8] │ │ │ │ - add sp, sp, #12 │ │ │ │ - pop {r4, r5, r6, r7, lr} │ │ │ │ - b 32cf4 │ │ │ │ - ldr r0, [pc, #164] @ 2bda8 │ │ │ │ + add sp, sp, #8 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ + add sp, sp, #16 │ │ │ │ + b 33200 │ │ │ │ + ldr r0, [pc, #168] @ 2be34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 21f74 │ │ │ │ - mov r6, r0 │ │ │ │ - b 2bcdc │ │ │ │ - ldr r0, [pc, #148] @ 2bdac │ │ │ │ + bl 21edc │ │ │ │ + mov r5, r0 │ │ │ │ + b 2bd4c │ │ │ │ + ldr r0, [pc, #152] @ 2be38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 21f74 │ │ │ │ - mov r6, r0 │ │ │ │ - b 2bcdc │ │ │ │ - ldr r0, [pc, #132] @ 2bdb0 │ │ │ │ + bl 21edc │ │ │ │ + mov r5, r0 │ │ │ │ + b 2bd4c │ │ │ │ + ldr r0, [pc, #136] @ 2be3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 21f74 │ │ │ │ - mov r6, r0 │ │ │ │ - b 2bcdc │ │ │ │ - ldr r3, [pc, #116] @ 2bdb4 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 2bd70 │ │ │ │ + bl 21edc │ │ │ │ + mov r5, r0 │ │ │ │ + b 2bd4c │ │ │ │ + movw r3, #8224 @ 0x2020 │ │ │ │ + movt r3, #8224 @ 0x2020 │ │ │ │ + cmp r6, r3 │ │ │ │ + bcc 2bdfc │ │ │ │ mov r0, #5 │ │ │ │ - bl 24020 │ │ │ │ - ldr r3, [pc, #100] @ 2bdb8 │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #5 │ │ │ │ + bl 23f58 │ │ │ │ + ldr r3, [pc, #96] @ 2be40 │ │ │ │ + add r2, r5, #8 │ │ │ │ mov r1, #1 │ │ │ │ - str r5, [sp] │ │ │ │ - mov r6, r0 │ │ │ │ - bl 21bf0 <__sprintf_chk@plt> │ │ │ │ - b 2bcdc │ │ │ │ + mov r5, r0 │ │ │ │ + str r2, [sp] │ │ │ │ + mov r2, #5 │ │ │ │ + add r3, pc, r3 │ │ │ │ + bl 21b58 <__sprintf_chk@plt> │ │ │ │ + b 2bd4c │ │ │ │ mov r0, #20 │ │ │ │ - bl 24020 │ │ │ │ - ldr r3, [pc, #60] @ 2bdbc │ │ │ │ + bl 23f58 │ │ │ │ + ldr r3, [pc, #56] @ 2be44 │ │ │ │ mov r2, #20 │ │ │ │ - add r3, pc, r3 │ │ │ │ mov r1, #1 │ │ │ │ - str r7, [sp] │ │ │ │ - mov r6, r0 │ │ │ │ - bl 21bf0 <__sprintf_chk@plt> │ │ │ │ - b 2bcdc │ │ │ │ + str r6, [sp] │ │ │ │ + mov r5, r0 │ │ │ │ + add r3, pc, r3 │ │ │ │ + bl 21b58 <__sprintf_chk@plt> │ │ │ │ + b 2bd4c │ │ │ │ mvn r0, #0 │ │ │ │ - b 2bce4 │ │ │ │ - @ instruction: 0x001da9f9 │ │ │ │ - andseq fp, r9, r4, ror #8 │ │ │ │ - andseq fp, r9, ip, lsr #8 │ │ │ │ - andseq r4, sp, r8, asr sl │ │ │ │ - @ instruction: 0x0019b3fc │ │ │ │ - eorcs r2, r0, r0, lsr #32 │ │ │ │ - andseq fp, r9, r8, ror #7 │ │ │ │ - andseq fp, r9, r4, asr #7 │ │ │ │ + b 2bd54 │ │ │ │ + @ instruction: 0x001ecbd9 │ │ │ │ + andseq sp, sl, r4, asr #12 │ │ │ │ + @ instruction: 0x001ad5f4 │ │ │ │ + andseq r6, lr, r0, lsr #24 │ │ │ │ + andseq sp, sl, r4, asr #11 │ │ │ │ + mulseq sl, ip, r5 │ │ │ │ + andseq sp, sl, ip, ror r5 │ │ │ │ ldr r3, [r3, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 2be78 │ │ │ │ + beq 2bf20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ cmp r1, #1 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ - bne 2be2c │ │ │ │ + bne 2bec8 │ │ │ │ cmp r2, #0 │ │ │ │ mov r4, r2 │ │ │ │ moveq r0, r2 │ │ │ │ - beq 2be24 │ │ │ │ + beq 2beb4 │ │ │ │ ldr r6, [r3, #76] @ 0x4c │ │ │ │ cmp r6, #1 │ │ │ │ - beq 2be64 │ │ │ │ + beq 2bf0c │ │ │ │ cmp r6, #2 │ │ │ │ - bne 2be3c │ │ │ │ - ldr r0, [pc, #104] @ 2be80 │ │ │ │ + bne 2bee4 │ │ │ │ + ldr r0, [pc, #128] @ 2bf28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 21f74 │ │ │ │ + bl 21edc │ │ │ │ str r0, [r4] │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ add sp, sp, #8 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - b 32cf4 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ + add sp, sp, #16 │ │ │ │ + b 33200 │ │ │ │ mov r0, #32 │ │ │ │ - bl 24020 │ │ │ │ - ldr r3, [pc, #56] @ 2be84 │ │ │ │ - mov r2, #32 │ │ │ │ - add r3, pc, r3 │ │ │ │ + bl 23f58 │ │ │ │ + ldr r3, [pc, #56] @ 2bf2c │ │ │ │ mov r1, r5 │ │ │ │ - str r0, [r4] │ │ │ │ + mov r2, #32 │ │ │ │ str r6, [sp] │ │ │ │ - bl 21bf0 <__sprintf_chk@plt> │ │ │ │ - b 2be20 │ │ │ │ - ldr r0, [pc, #28] @ 2be88 │ │ │ │ + str r0, [r4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + bl 21b58 <__sprintf_chk@plt> │ │ │ │ + b 2beb0 │ │ │ │ + ldr r0, [pc, #28] @ 2bf30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 21f74 │ │ │ │ + bl 21edc │ │ │ │ str r0, [r4] │ │ │ │ - b 2be20 │ │ │ │ + b 2beb0 │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ - andseq fp, r9, r0, asr #6 │ │ │ │ - andseq fp, r9, r0, lsl r3 │ │ │ │ - andseq fp, r9, r4, ror #5 │ │ │ │ + andseq sp, sl, r0, lsl #10 │ │ │ │ + andseq sp, sl, ip, lsr #9 │ │ │ │ + andseq sp, sl, ip, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [r3, #40] @ 0x28 │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 2bf1c │ │ │ │ + beq 2bfe8 │ │ │ │ cmp r1, #1 │ │ │ │ mov r4, r1 │ │ │ │ - bne 2bf0c │ │ │ │ + bne 2bfcc │ │ │ │ cmp r2, #0 │ │ │ │ mov r5, r2 │ │ │ │ moveq r0, r2 │ │ │ │ - beq 2bf04 │ │ │ │ + beq 2bfb8 │ │ │ │ mov r0, #16 │ │ │ │ - bl 24020 │ │ │ │ - ldr r1, [r6, #68] @ 0x44 │ │ │ │ - ldr ip, [pc, #72] @ 2bf24 │ │ │ │ - ldr r3, [pc, #72] @ 2bf28 │ │ │ │ - smull lr, ip, ip, r1 │ │ │ │ - asr r1, r1, #31 │ │ │ │ - rsb r1, r1, ip, asr #6 │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ + bl 23f58 │ │ │ │ + ldr r3, [r6, #68] @ 0x44 │ │ │ │ + movw r2, #19923 @ 0x4dd3 │ │ │ │ + movt r2, #4194 @ 0x1062 │ │ │ │ str r0, [r5] │ │ │ │ + smull r1, r2, r2, r3 │ │ │ │ + asr r3, r3, #31 │ │ │ │ + rsb r1, r3, r2, asr #6 │ │ │ │ + ldr r3, [pc, #76] @ 2bff0 │ │ │ │ + mov r2, #16 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, r4 │ │ │ │ - bl 21bf0 <__sprintf_chk@plt> │ │ │ │ + add r3, pc, r3 │ │ │ │ + bl 21b58 <__sprintf_chk@plt> │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r3, [r6, #68] @ 0x44 │ │ │ │ add sp, sp, #8 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - b 32cf4 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ + add sp, sp, #16 │ │ │ │ + b 33200 │ │ │ │ mvn r0, #0 │ │ │ │ - b 2bf04 │ │ │ │ - ldrdne r4, [r2], #-211 @ 0xffffff2d @ │ │ │ │ - andseq fp, r9, r0, lsl #5 │ │ │ │ + b 2bfb8 │ │ │ │ + andseq sp, sl, ip, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ + strd r4, [sp, #-28]! @ 0xffffffe4 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + str lr, [sp, #24] │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ - ldr r9, [pc, #392] @ 2c0d4 │ │ │ │ + sub sp, sp, #12 │ │ │ │ + ldr r9, [pc, #408] @ 2c1bc │ │ │ │ cmp r2, #0 │ │ │ │ add r9, pc, r9 │ │ │ │ - sub sp, sp, #12 │ │ │ │ - beq 2c0bc │ │ │ │ + beq 2c1a8 │ │ │ │ mov r7, r3 │ │ │ │ - mov r8, r0 │ │ │ │ ldr r3, [r2, #12] │ │ │ │ + mov r8, r0 │ │ │ │ mov r4, r1 │ │ │ │ mov r0, #15 │ │ │ │ mov r1, #0 │ │ │ │ blx r3 │ │ │ │ cmp r0, #1 │ │ │ │ mov r6, r0 │ │ │ │ - bne 2c0bc │ │ │ │ + bne 2c1a8 │ │ │ │ cmp r4, #2 │ │ │ │ - beq 2c01c │ │ │ │ + beq 2c110 │ │ │ │ sub r3, r4, #4 │ │ │ │ cmp r3, #1 │ │ │ │ - bhi 2bff8 │ │ │ │ + bhi 2c0dc │ │ │ │ cmp r5, #0 │ │ │ │ - beq 2c0b4 │ │ │ │ - vldr s10, [r5] │ │ │ │ - vcvt.f64.f32 d5, s10 │ │ │ │ - ldr r3, [pc, #300] @ 2c0d8 │ │ │ │ + beq 2c1a0 │ │ │ │ + vldr s15, [r5] │ │ │ │ + vcvt.f64.f32 d17, s15 │ │ │ │ + ldr r3, [pc, #320] @ 2c1c0 │ │ │ │ cmp r4, #5 │ │ │ │ + vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ + vnegeq.f64 d17, d17 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ - vnegeq.f64 d5, d5 │ │ │ │ - vldr s14, [r3] │ │ │ │ - vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - vadd.f64 d7, d7, d5 │ │ │ │ - vcvt.f32.f64 s14, d7 │ │ │ │ - vcmpe.f32 s14, s13 │ │ │ │ + vldr s15, [r3] │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ + vadd.f64 d16, d16, d17 │ │ │ │ + vcvt.f32.f64 s15, d16 │ │ │ │ + vcmpe.f32 s15, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble 2c0a0 │ │ │ │ + ble 2c18c │ │ │ │ ldr r2, [r7, #84] @ 0x54 │ │ │ │ - vstr s13, [r3] │ │ │ │ mov r1, #0 │ │ │ │ - ldr r3, [r2, #12] │ │ │ │ mov r0, #16 │ │ │ │ + vstr s14, [r3] │ │ │ │ + ldr r3, [r2, #12] │ │ │ │ blx r3 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #12 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldr r3, [pc, #216] @ 2c0d8 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + add sp, sp, #24 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r3, [pc, #220] @ 2c1c0 │ │ │ │ mov r2, r5 │ │ │ │ - ldr r3, [r9, r3] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ + ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 3308c │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldr lr, [sp, #24] │ │ │ │ + add sp, sp, #28 │ │ │ │ + b 335e0 │ │ │ │ cmp r5, #0 │ │ │ │ moveq r6, r5 │ │ │ │ - beq 2bfec │ │ │ │ + beq 2c0c0 │ │ │ │ ldr r3, [r8, #12] │ │ │ │ vldr s15, [r5] │ │ │ │ tst r3, #1 │ │ │ │ - beq 2c080 │ │ │ │ - vcvt.f64.f32 d6, s15 │ │ │ │ - vldr d5, [r8, #16] │ │ │ │ - vcmpe.f64 d6, d5 │ │ │ │ + beq 2c16c │ │ │ │ + vldr d16, [r8, #16] │ │ │ │ + vcvt.f64.f32 d17, s15 │ │ │ │ + vcmpe.f64 d17, d16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bpl 2c080 │ │ │ │ - vcvt.f32.f64 s15, d5 │ │ │ │ + bpl 2c16c │ │ │ │ + vcvt.f32.f64 s15, d16 │ │ │ │ vstr s15, [r5] │ │ │ │ - ldr r3, [pc, #124] @ 2c0d8 │ │ │ │ - ldr r1, [r7, #84] @ 0x54 │ │ │ │ + ldr r3, [pc, #112] @ 2c1c0 │ │ │ │ + mov r1, #0 │ │ │ │ + ldr r0, [r7, #84] @ 0x54 │ │ │ │ ldr r2, [r9, r3] │ │ │ │ + ldr r3, [r0, #12] │ │ │ │ mov r0, #16 │ │ │ │ - ldr r3, [r1, #12] │ │ │ │ vstr s15, [r2] │ │ │ │ - mov r1, #0 │ │ │ │ blx r3 │ │ │ │ - mov r0, r6 │ │ │ │ - add sp, sp, #12 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ + b 2c0c0 │ │ │ │ tst r3, #2 │ │ │ │ - beq 2c054 │ │ │ │ - vcvt.f64.f32 d6, s15 │ │ │ │ - vldr d5, [r8, #24] │ │ │ │ - vcmpe.f64 d6, d5 │ │ │ │ + beq 2c148 │ │ │ │ + vldr d16, [r8, #24] │ │ │ │ + vcvt.f64.f32 d17, s15 │ │ │ │ + vcmpe.f64 d17, d16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble 2c054 │ │ │ │ - b 2c04c │ │ │ │ - vcmpe.f32 s14, #0.0 │ │ │ │ - vldr s13, [pc, #36] @ 2c0d0 │ │ │ │ + ble 2c148 │ │ │ │ + b 2c140 │ │ │ │ + vcmpe.f32 s15, #0.0 │ │ │ │ + vldr s14, [pc, #32] @ 2c1b8 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - vmovpl.f32 s13, s14 │ │ │ │ - b 2bfd4 │ │ │ │ - vldr d5, [pc, #12] @ 2c0c8 │ │ │ │ - b 2bfa4 │ │ │ │ + vmovpl.f32 s14, s15 │ │ │ │ + b 2c0a8 │ │ │ │ + vldr d17, [pc, #8] @ 2c1b0 │ │ │ │ + b 2c078 │ │ │ │ mvn r6, #0 │ │ │ │ - b 2bfec │ │ │ │ - nop {0} │ │ │ │ + b 2c0c0 │ │ │ │ ldmibls r9, {r1, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ svccc 0x00b99999 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - eorseq r2, r1, r4, ror r3 │ │ │ │ - @ instruction: 0x000018b4 │ │ │ │ + eorseq r2, r3, ip, lsr #5 │ │ │ │ + andeq r1, r0, r0, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r7, r2 │ │ │ │ - ldr r2, [pc, #560] @ 2c328 │ │ │ │ + ldr r2, [pc, #576] @ 2c42c │ │ │ │ mov r6, r3 │ │ │ │ - ldr r3, [pc, #556] @ 2c32c │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r0, #32] │ │ │ │ mov r4, r0 │ │ │ │ + sub sp, sp, #24 │ │ │ │ + ldr r3, [pc, #564] @ 2c430 │ │ │ │ + ldr r8, [r0, #32] │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r0, [r6, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - sub sp, sp, #24 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - beq 2c31c │ │ │ │ + beq 2c420 │ │ │ │ ldr r3, [r8] │ │ │ │ mov r5, r1 │ │ │ │ cmp r3, #1000 @ 0x3e8 │ │ │ │ - beq 2c2b4 │ │ │ │ + beq 2c3b8 │ │ │ │ cmp r5, #2 │ │ │ │ - beq 2c268 │ │ │ │ - bgt 2c17c │ │ │ │ + beq 2c36c │ │ │ │ + bgt 2c270 │ │ │ │ cmp r5, #0 │ │ │ │ - bne 2c2ac │ │ │ │ + bne 2c3b0 │ │ │ │ ldr r1, [r4] │ │ │ │ - ldr r0, [r6, #44] @ 0x2c │ │ │ │ add r2, sp, #12 │ │ │ │ - bl c8dcc │ │ │ │ + ldr r0, [r6, #44] @ 0x2c │ │ │ │ + bl d04d8 │ │ │ │ cmp r0, #0 │ │ │ │ - ble 2c1ec │ │ │ │ + ble 2c2e0 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 2c314 │ │ │ │ + beq 2c418 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r8, #1 │ │ │ │ str r3, [r7] │ │ │ │ - b 2c238 │ │ │ │ + b 2c32c │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, #1 │ │ │ │ - bhi 2c2ac │ │ │ │ + bhi 2c3b0 │ │ │ │ cmp r7, #0 │ │ │ │ - ldrne r3, [r7] │ │ │ │ - moveq r3, #1 │ │ │ │ ldr r2, [r8] │ │ │ │ + moveq r3, #1 │ │ │ │ + ldrne r3, [r7] │ │ │ │ cmp r5, #5 │ │ │ │ rsbeq r3, r3, #0 │ │ │ │ add r2, r2, r3 │ │ │ │ str r2, [r8] │ │ │ │ ldr r3, [r4, #12] │ │ │ │ tst r3, #1 │ │ │ │ - beq 2c2cc │ │ │ │ + beq 2c3d0 │ │ │ │ vmov s15, r2 │ │ │ │ - vldr d6, [r4, #16] │ │ │ │ - vcvt.f64.s32 d7, s15 │ │ │ │ - vcmpe.f64 d7, d6 │ │ │ │ + vldr d16, [r4, #16] │ │ │ │ + vcvt.f64.s32 d17, s15 │ │ │ │ + vcmpe.f64 d17, d16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bpl 2c2cc │ │ │ │ - vcvt.s32.f64 s15, d6 │ │ │ │ + bpl 2c3d0 │ │ │ │ + vcvt.s32.f64 s15, d16 │ │ │ │ vmov r2, s15 │ │ │ │ vstr s15, [r8] │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r0, [r6, #44] @ 0x2c │ │ │ │ - bl c8ca8 │ │ │ │ + bl d03a0 │ │ │ │ subs r8, r0, #0 │ │ │ │ - bgt 2c238 │ │ │ │ + bgt 2c32c │ │ │ │ ldr r3, [r6, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ cmp r3, #9 │ │ │ │ - bne 2c31c │ │ │ │ - ldr r0, [pc, #300] @ 2c330 │ │ │ │ + bne 2c420 │ │ │ │ + ldr r0, [pc, #316] @ 2c434 │ │ │ │ ldr r1, [r4] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 24830 │ │ │ │ + bl 24768 │ │ │ │ + mov r1, r0 │ │ │ │ + ldr r0, [pc, #300] @ 2c438 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ str r6, [sp] │ │ │ │ - mov r1, r0 │ │ │ │ - ldr r0, [pc, #272] @ 2c334 │ │ │ │ str r1, [sp, #16] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 324a4 │ │ │ │ + bl 3293c │ │ │ │ mov r8, r0 │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 223e8 │ │ │ │ - ldr r2, [pc, #248] @ 2c338 │ │ │ │ - ldr r3, [pc, #232] @ 2c32c │ │ │ │ + bl 22344 │ │ │ │ + ldr r2, [pc, #264] @ 2c43c │ │ │ │ + ldr r3, [pc, #248] @ 2c430 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 2c324 │ │ │ │ + bne 2c428 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #24 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ cmp r7, #0 │ │ │ │ - beq 2c314 │ │ │ │ + beq 2c418 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r2, [r7] │ │ │ │ tst r3, #1 │ │ │ │ - beq 2c2f0 │ │ │ │ + beq 2c3f4 │ │ │ │ vmov s15, r2 │ │ │ │ - vldr d6, [r4, #16] │ │ │ │ - vcvt.f64.s32 d7, s15 │ │ │ │ - vcmpe.f64 d7, d6 │ │ │ │ + vldr d16, [r4, #16] │ │ │ │ + vcvt.f64.s32 d17, s15 │ │ │ │ + vcmpe.f64 d17, d16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bpl 2c2f0 │ │ │ │ - vcvt.s32.f64 s15, d6 │ │ │ │ + bpl 2c3f4 │ │ │ │ + vcvt.s32.f64 s15, d16 │ │ │ │ vmov r2, s15 │ │ │ │ vstr s15, [r7] │ │ │ │ str r2, [r8] │ │ │ │ - b 2c1d8 │ │ │ │ + b 2c2cc │ │ │ │ mvn r8, #1 │ │ │ │ - b 2c238 │ │ │ │ + b 2c32c │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [r4] │ │ │ │ mov r2, r8 │ │ │ │ str r3, [r8] │ │ │ │ - bl c8dcc │ │ │ │ - b 2c138 │ │ │ │ + bl d04d8 │ │ │ │ + b 2c22c │ │ │ │ tst r3, #2 │ │ │ │ - beq 2c1d8 │ │ │ │ + beq 2c2cc │ │ │ │ vmov s15, r2 │ │ │ │ - vldr d6, [r4, #24] │ │ │ │ - vcvt.f64.s32 d7, s15 │ │ │ │ - vcmpe.f64 d7, d6 │ │ │ │ + vldr d16, [r4, #24] │ │ │ │ + vcvt.f64.s32 d17, s15 │ │ │ │ + vcmpe.f64 d17, d16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble 2c1d8 │ │ │ │ - b 2c1cc │ │ │ │ + ble 2c2cc │ │ │ │ + b 2c2c0 │ │ │ │ tst r3, #2 │ │ │ │ - beq 2c2a4 │ │ │ │ + beq 2c3a8 │ │ │ │ vmov s15, r2 │ │ │ │ - vldr d6, [r4, #24] │ │ │ │ - vcvt.f64.s32 d7, s15 │ │ │ │ - vcmpe.f64 d7, d6 │ │ │ │ + vldr d16, [r4, #24] │ │ │ │ + vcvt.f64.s32 d17, s15 │ │ │ │ + vcmpe.f64 d17, d16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble 2c2a4 │ │ │ │ - b 2c298 │ │ │ │ + ble 2c3a8 │ │ │ │ + b 2c39c │ │ │ │ mov r8, #0 │ │ │ │ - b 2c238 │ │ │ │ + b 2c32c │ │ │ │ mvn r8, #0 │ │ │ │ - b 2c238 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eorseq r2, r1, r4, asr #3 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - andseq sl, r9, ip, ror #30 │ │ │ │ - ldrshteq r5, [r0], -ip │ │ │ │ - eorseq r2, r1, r0, lsl #1 │ │ │ │ + b 2c32c │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + ldrsbteq r2, [r3], -r4 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + andseq sp, sl, r8, asr #1 │ │ │ │ + eorseq r5, r2, r8, lsl sp │ │ │ │ + mlaseq r3, ip, pc, r1 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ - ldr r4, [pc, #556] @ 2c580 │ │ │ │ - ldr lr, [pc, #556] @ 2c584 │ │ │ │ - add r4, pc, r4 │ │ │ │ + ldr r4, [pc, #568] @ 2c698 │ │ │ │ + sub sp, sp, #24 │ │ │ │ + ldr lr, [pc, #564] @ 2c69c │ │ │ │ ldr ip, [r3, #44] @ 0x2c │ │ │ │ + add r4, pc, r4 │ │ │ │ + ldr r5, [pc, #556] @ 2c6a0 │ │ │ │ ldr lr, [r4, lr] │ │ │ │ - ldr r5, [pc, #544] @ 2c588 │ │ │ │ - sub sp, sp, #24 │ │ │ │ cmp ip, #0 │ │ │ │ + add r5, pc, r5 │ │ │ │ ldr lr, [lr] │ │ │ │ str lr, [sp, #20] │ │ │ │ mov lr, #0 │ │ │ │ - add r5, pc, r5 │ │ │ │ - beq 2c474 │ │ │ │ + beq 2c58c │ │ │ │ ldr r4, [ip, #1172] @ 0x494 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 2c474 │ │ │ │ + beq 2c58c │ │ │ │ cmp r1, #2 │ │ │ │ mov r3, r2 │ │ │ │ - beq 2c484 │ │ │ │ - bgt 2c3ec │ │ │ │ + beq 2c59c │ │ │ │ + bgt 2c504 │ │ │ │ cmp r1, #0 │ │ │ │ - bne 2c47c │ │ │ │ + bne 2c594 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 2c52c │ │ │ │ + beq 2c644 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r1, #20 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r0, #1 │ │ │ │ - ldr r2, [pc, #452] @ 2c58c │ │ │ │ - ldr r3, [pc, #440] @ 2c584 │ │ │ │ + ldr r2, [pc, #464] @ 2c6a4 │ │ │ │ + ldr r3, [pc, #452] @ 2c69c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 2c558 │ │ │ │ + bne 2c670 │ │ │ │ add sp, sp, #24 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ sub r1, r1, #4 │ │ │ │ cmp r1, #1 │ │ │ │ - bhi 2c47c │ │ │ │ + bhi 2c594 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, #20 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ - clz r3, r3 │ │ │ │ - lsr r3, r3, #5 │ │ │ │ add r2, sp, #12 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldr r6, [r4, #8] │ │ │ │ mov r1, #19 │ │ │ │ mov r0, r4 │ │ │ │ + ldr r6, [r4, #8] │ │ │ │ + clz r3, r3 │ │ │ │ + lsr r3, r3, #5 │ │ │ │ + str r3, [sp, #12] │ │ │ │ blx r6 │ │ │ │ - ldr r3, [pc, #344] @ 2c590 │ │ │ │ + ldr r3, [pc, #344] @ 2c6a8 │ │ │ │ + cmp r0, #1 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ - cmp r0, #1 │ │ │ │ - beq 2c4fc │ │ │ │ + beq 2c614 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ - str r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 2c534 │ │ │ │ - ldr ip, [pc, #312] @ 2c594 │ │ │ │ - ldr r3, [pc, #312] @ 2c598 │ │ │ │ - add ip, pc, ip │ │ │ │ - add r3, pc, r3 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + bne 2c64c │ │ │ │ + ldr ip, [pc, #312] @ 2c6ac │ │ │ │ mov r1, #1 │ │ │ │ mov r0, #3 │ │ │ │ + ldr r3, [pc, #304] @ 2c6b0 │ │ │ │ + add ip, pc, ip │ │ │ │ + add r3, pc, r3 │ │ │ │ str ip, [sp] │ │ │ │ - bl 37eec │ │ │ │ + bl 388cc │ │ │ │ mvn r0, #0 │ │ │ │ - b 2c3c0 │ │ │ │ + b 2c4cc │ │ │ │ mvn r0, #1 │ │ │ │ - b 2c3c0 │ │ │ │ + b 2c4cc │ │ │ │ cmp r2, #0 │ │ │ │ - beq 2c52c │ │ │ │ + beq 2c644 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ tst r2, #1 │ │ │ │ - beq 2c4d8 │ │ │ │ + beq 2c5f0 │ │ │ │ vldr s15, [r3] │ │ │ │ - vldr d6, [r0, #16] │ │ │ │ - vcvt.f64.s32 d7, s15 │ │ │ │ - vcmpe.f64 d7, d6 │ │ │ │ + vldr d17, [r0, #16] │ │ │ │ + vcvt.f64.s32 d16, s15 │ │ │ │ + vcmpe.f64 d16, d17 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bpl 2c4d8 │ │ │ │ - vcvt.s32.f64 s12, d6 │ │ │ │ - vstr s12, [r3] │ │ │ │ + bpl 2c5f0 │ │ │ │ + vcvt.s32.f64 s15, d17 │ │ │ │ + vstr s15, [r3] │ │ │ │ ldr r5, [r4, #8] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, #19 │ │ │ │ mov r0, r4 │ │ │ │ blx r5 │ │ │ │ cmp r0, #1 │ │ │ │ - beq 2c3bc │ │ │ │ - b 2c474 │ │ │ │ + beq 2c4c8 │ │ │ │ + b 2c58c │ │ │ │ tst r2, #2 │ │ │ │ - beq 2c4b8 │ │ │ │ + beq 2c5d0 │ │ │ │ vldr s15, [r3] │ │ │ │ - vldr d6, [r0, #24] │ │ │ │ - vcvt.f64.s32 d7, s15 │ │ │ │ - vcmpe.f64 d7, d6 │ │ │ │ + vldr d17, [r0, #24] │ │ │ │ + vcvt.f64.s32 d16, s15 │ │ │ │ + vcmpe.f64 d16, d17 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble 2c4b8 │ │ │ │ - b 2c4b0 │ │ │ │ + ble 2c5d0 │ │ │ │ + b 2c5c8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 2c55c │ │ │ │ - ldr ip, [pc, #140] @ 2c59c │ │ │ │ - ldr r3, [pc, #140] @ 2c5a0 │ │ │ │ - add ip, pc, ip │ │ │ │ + beq 2c674 │ │ │ │ + ldr ip, [pc, #140] @ 2c6b4 │ │ │ │ mov r1, r0 │ │ │ │ - add r3, pc, r3 │ │ │ │ mov r0, #3 │ │ │ │ - str ip, [sp] │ │ │ │ - bl 37eec │ │ │ │ - b 2c3bc │ │ │ │ - mov r0, r3 │ │ │ │ - b 2c3c0 │ │ │ │ - ldr ip, [pc, #104] @ 2c5a4 │ │ │ │ - ldr r3, [pc, #104] @ 2c5a8 │ │ │ │ + ldr r3, [pc, #132] @ 2c6b8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ + str ip, [sp] │ │ │ │ + bl 388cc │ │ │ │ + b 2c4c8 │ │ │ │ + mov r0, r3 │ │ │ │ + b 2c4cc │ │ │ │ + ldr ip, [pc, #104] @ 2c6bc │ │ │ │ mov r1, #1 │ │ │ │ mov r0, #3 │ │ │ │ - str ip, [sp] │ │ │ │ - bl 37eec │ │ │ │ - b 2c474 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - ldr ip, [pc, #72] @ 2c5ac │ │ │ │ - ldr r3, [pc, #72] @ 2c5b0 │ │ │ │ + ldr r3, [pc, #96] @ 2c6c0 │ │ │ │ add ip, pc, ip │ │ │ │ - mov r1, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ + str ip, [sp] │ │ │ │ + bl 388cc │ │ │ │ + b 2c58c │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + ldr ip, [pc, #72] @ 2c6c4 │ │ │ │ + mov r1, r0 │ │ │ │ mov r0, #3 │ │ │ │ + ldr r3, [pc, #64] @ 2c6c8 │ │ │ │ + add ip, pc, ip │ │ │ │ + add r3, pc, r3 │ │ │ │ str ip, [sp] │ │ │ │ - bl 37eec │ │ │ │ - b 2c3bc │ │ │ │ - eorseq r1, r1, ip, ror #30 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eorseq r1, r1, r8, asr #30 │ │ │ │ - ldrshteq r1, [r1], -r8 │ │ │ │ - andeq r1, r0, r8, lsl fp │ │ │ │ - andseq sl, r9, r0, lsr #25 │ │ │ │ - andseq sl, r9, r8, lsl sp │ │ │ │ - andseq r8, sl, r0, lsl #2 │ │ │ │ - andseq sl, r9, r0, ror #24 │ │ │ │ - ldrsbeq r8, [sl], -r4 │ │ │ │ - andseq sl, r9, r8, lsr ip │ │ │ │ - mulseq r9, r8, fp │ │ │ │ - andseq sl, r9, ip, lsl #24 │ │ │ │ + bl 388cc │ │ │ │ + b 2c4c8 │ │ │ │ + eorseq r1, r3, r8, ror #28 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq r1, r3, r8, asr lr │ │ │ │ + ldrshteq r1, [r3], -ip │ │ │ │ + andeq r1, r0, r4, lsl #22 │ │ │ │ + @ instruction: 0x001acdd0 │ │ │ │ + andseq ip, sl, r8, asr #28 │ │ │ │ + andseq sl, fp, r0, lsr r2 │ │ │ │ + mulseq sl, r4, sp │ │ │ │ + andseq sl, fp, r4, lsl #4 │ │ │ │ + andseq ip, sl, r8, ror #26 │ │ │ │ + andseq ip, sl, r8, asr #25 │ │ │ │ + andseq ip, sl, r0, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, lr} │ │ │ │ + strd r4, [sp, #-12]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #8] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [r3, #84] @ 0x54 │ │ │ │ - ldr lr, [pc, #288] @ 2c6f0 │ │ │ │ - cmp r5, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ + ldr lr, [pc, #300] @ 2c81c │ │ │ │ + cmp r5, #0 │ │ │ │ add lr, pc, lr │ │ │ │ - beq 2c6e8 │ │ │ │ + beq 2c814 │ │ │ │ cmp r1, #2 │ │ │ │ - beq 2c63c │ │ │ │ + beq 2c768 │ │ │ │ sub r3, r1, #4 │ │ │ │ cmp r3, #1 │ │ │ │ - bhi 2c624 │ │ │ │ - ldr r3, [pc, #252] @ 2c6f4 │ │ │ │ + bhi 2c748 │ │ │ │ + ldr r3, [pc, #268] @ 2c820 │ │ │ │ ldr r3, [lr, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ - bne 2c6d8 │ │ │ │ - ldr r3, [pc, #236] @ 2c6f8 │ │ │ │ + bne 2c804 │ │ │ │ + ldr r3, [pc, #252] @ 2c824 │ │ │ │ ldr r3, [lr, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 2c6c8 │ │ │ │ + bne 2c7f4 │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ - pop {r4, r5, pc} │ │ │ │ - ldr r3, [pc, #208] @ 2c6fc │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #8 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r3, [pc, #216] @ 2c828 │ │ │ │ ldr r3, [lr, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ - pop {r4, r5, lr} │ │ │ │ - b 32f44 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr lr, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + b 33474 │ │ │ │ cmp r2, #0 │ │ │ │ mov ip, r2 │ │ │ │ moveq r0, r2 │ │ │ │ - beq 2c61c │ │ │ │ + beq 2c738 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ + mov r4, r0 │ │ │ │ ldr r3, [ip] │ │ │ │ tst r2, #1 │ │ │ │ - mov r4, r0 │ │ │ │ - beq 2c6a4 │ │ │ │ + beq 2c7d0 │ │ │ │ vmov s15, r3 │ │ │ │ - vldr d6, [r0, #16] │ │ │ │ - vcvt.f64.s32 d7, s15 │ │ │ │ - vcmpe.f64 d7, d6 │ │ │ │ + vldr d16, [r0, #16] │ │ │ │ + vcvt.f64.s32 d17, s15 │ │ │ │ + vcmpe.f64 d17, d16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bpl 2c6a4 │ │ │ │ - vcvt.s32.f64 s15, d6 │ │ │ │ + bpl 2c7d0 │ │ │ │ + vcvt.s32.f64 s15, d16 │ │ │ │ vmov r3, s15 │ │ │ │ vstr s15, [ip] │ │ │ │ - ldr r2, [pc, #112] @ 2c6fc │ │ │ │ + ldr r2, [pc, #112] @ 2c828 │ │ │ │ subs r3, r3, #0 │ │ │ │ - ldr r2, [lr, r2] │ │ │ │ movne r3, #1 │ │ │ │ + ldr r2, [lr, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 2c5f0 │ │ │ │ - b 2c618 │ │ │ │ + bne 2c70c │ │ │ │ + b 2c734 │ │ │ │ tst r2, #2 │ │ │ │ - beq 2c684 │ │ │ │ + beq 2c7b0 │ │ │ │ vmov s15, r3 │ │ │ │ - vldr d6, [r4, #24] │ │ │ │ - vcvt.f64.s32 d7, s15 │ │ │ │ - vcmpe.f64 d7, d6 │ │ │ │ + vldr d16, [r4, #24] │ │ │ │ + vcvt.f64.s32 d17, s15 │ │ │ │ + vcmpe.f64 d17, d16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble 2c684 │ │ │ │ - b 2c678 │ │ │ │ + ble 2c7b0 │ │ │ │ + b 2c7a4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r0, #5 │ │ │ │ blx r3 │ │ │ │ - b 2c618 │ │ │ │ + b 2c734 │ │ │ │ mov r1, #21 │ │ │ │ mov r0, #4 │ │ │ │ - bl 74014 │ │ │ │ - b 2c618 │ │ │ │ + bl 77250 │ │ │ │ + b 2c734 │ │ │ │ mvn r0, #0 │ │ │ │ - b 2c61c │ │ │ │ - eorseq r1, r1, ip, ror #25 │ │ │ │ - andeq r1, r0, r4, lsl r8 │ │ │ │ - muleq r0, ip, ip │ │ │ │ - andeq r1, r0, r4, lsl sp │ │ │ │ + b 2c738 │ │ │ │ + eorseq r1, r3, r0, ror #23 │ │ │ │ + andeq r1, r0, r0, lsl #16 │ │ │ │ + andeq r1, r0, r8, lsl #25 │ │ │ │ + andeq r1, r0, r0, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ + strd r4, [sp, #-20]! @ 0xffffffec │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str lr, [sp, #16] │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r1 │ │ │ │ - ldr r1, [pc, #624] @ 2c98c │ │ │ │ + ldr r1, [pc, #636] @ 2cacc │ │ │ │ mov r4, r2 │ │ │ │ - ldr r2, [pc, #620] @ 2c990 │ │ │ │ - add r1, pc, r1 │ │ │ │ + sub sp, sp, #20 │ │ │ │ + ldr r2, [pc, #628] @ 2cad0 │ │ │ │ ldr ip, [r3, #40] @ 0x28 │ │ │ │ + add r1, pc, r1 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ - sub sp, sp, #20 │ │ │ │ cmp ip, #0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ - beq 2c978 │ │ │ │ + beq 2cab8 │ │ │ │ ldr r2, [ip, #76] @ 0x4c │ │ │ │ cmp r2, #1 │ │ │ │ - ble 2c978 │ │ │ │ - ldr r2, [pc, #572] @ 2c994 │ │ │ │ + ble 2cab8 │ │ │ │ + ldr r2, [pc, #584] @ 2cad4 │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r5, #5 │ │ │ │ - bhi 2c8b4 │ │ │ │ + bhi 2c9f4 │ │ │ │ ldrb r2, [r2, r5] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop {0} │ │ │ │ add r7, r3, #60 @ 0x3c │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 33b2c │ │ │ │ + bl 34150 │ │ │ │ cmp r4, #0 │ │ │ │ + vldr s15, [sp, #8] │ │ │ │ vldrne s0, [r4] │ │ │ │ - vldreq s0, [pc, #500] @ 2c984 │ │ │ │ + vldreq s0, [pc, #508] @ 2cac4 │ │ │ │ cmp r5, #4 │ │ │ │ - vldr s15, [sp, #8] │ │ │ │ ldr r3, [r6, #12] │ │ │ │ vnegne.f32 s0, s0 │ │ │ │ tst r3, #1 │ │ │ │ vadd.f32 s0, s0, s15 │ │ │ │ vstr s0, [sp, #8] │ │ │ │ - beq 2c8bc │ │ │ │ - vcvt.f64.f32 d7, s0 │ │ │ │ - vldr d6, [r6, #16] │ │ │ │ - vcmpe.f64 d7, d6 │ │ │ │ + beq 2c9fc │ │ │ │ + vldr d16, [r6, #16] │ │ │ │ + vcvt.f64.f32 d17, s0 │ │ │ │ + vcmpe.f64 d17, d16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bpl 2c8bc │ │ │ │ - vcvt.f32.f64 s0, d6 │ │ │ │ + bpl 2c9fc │ │ │ │ + vcvt.f32.f64 s0, d16 │ │ │ │ vstr s0, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 33b50 │ │ │ │ - b 2c7ec │ │ │ │ + bl 34178 │ │ │ │ + b 2c920 │ │ │ │ cmp r4, #0 │ │ │ │ moveq r0, r5 │ │ │ │ - beq 2c7f0 │ │ │ │ + beq 2c924 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r3, #60 @ 0x3c │ │ │ │ - bl 33b2c │ │ │ │ + bl 34150 │ │ │ │ mov r0, #1 │ │ │ │ - ldr r2, [pc, #416] @ 2c998 │ │ │ │ - ldr r3, [pc, #404] @ 2c990 │ │ │ │ + ldr r2, [pc, #428] @ 2cad8 │ │ │ │ + ldr r3, [pc, #416] @ 2cad0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 2c980 │ │ │ │ + bne 2cac0 │ │ │ │ add sp, sp, #20 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + add sp, sp, #16 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ cmp r4, #0 │ │ │ │ - beq 2c8fc │ │ │ │ + beq 2ca3c │ │ │ │ add r1, sp, #8 │ │ │ │ add r0, r3, #60 @ 0x3c │ │ │ │ - bl 33b2c │ │ │ │ + bl 34150 │ │ │ │ vldr s15, [sp, #8] │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq 2c950 │ │ │ │ + beq 2ca90 │ │ │ │ vmov.f32 s14, #240 @ 0xbf800000 -1.0 │ │ │ │ vcmp.f32 s15, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq 2c964 │ │ │ │ + beq 2caa4 │ │ │ │ vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ vcmp.f32 s15, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne 2c904 │ │ │ │ - ldr r0, [pc, #308] @ 2c99c │ │ │ │ + bne 2ca44 │ │ │ │ + ldr r0, [pc, #308] @ 2cadc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 21f74 │ │ │ │ + bl 21edc │ │ │ │ str r0, [r4] │ │ │ │ - b 2c7ec │ │ │ │ + b 2c920 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 2c8fc │ │ │ │ + beq 2ca3c │ │ │ │ ldr r2, [r0, #12] │ │ │ │ vldr s0, [r4] │ │ │ │ tst r2, #1 │ │ │ │ - beq 2c8dc │ │ │ │ - vcvt.f64.f32 d7, s0 │ │ │ │ - vldr d6, [r0, #16] │ │ │ │ - vcmpe.f64 d7, d6 │ │ │ │ + beq 2ca1c │ │ │ │ + vldr d16, [r0, #16] │ │ │ │ + vcvt.f64.f32 d17, s0 │ │ │ │ + vcmpe.f64 d17, d16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bpl 2c8dc │ │ │ │ - vcvt.f32.f64 s0, d6 │ │ │ │ + bpl 2ca1c │ │ │ │ + vcvt.f32.f64 s0, d16 │ │ │ │ vstr s0, [r4] │ │ │ │ add r0, r3, #60 @ 0x3c │ │ │ │ - bl 33b50 │ │ │ │ - b 2c7ec │ │ │ │ + bl 34178 │ │ │ │ + b 2c920 │ │ │ │ mvn r0, #1 │ │ │ │ - b 2c7f0 │ │ │ │ + b 2c924 │ │ │ │ tst r3, #2 │ │ │ │ - beq 2c7c8 │ │ │ │ - vcvt.f64.f32 d7, s0 │ │ │ │ - vldr d6, [r6, #24] │ │ │ │ - vcmpe.f64 d7, d6 │ │ │ │ + beq 2c8fc │ │ │ │ + vldr d16, [r6, #24] │ │ │ │ + vcvt.f64.f32 d17, s0 │ │ │ │ + vcmpe.f64 d17, d16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble 2c7c8 │ │ │ │ - b 2c7c0 │ │ │ │ + ble 2c8fc │ │ │ │ + b 2c8f4 │ │ │ │ tst r2, #2 │ │ │ │ - beq 2c8a8 │ │ │ │ - vcvt.f64.f32 d7, s0 │ │ │ │ - vldr d6, [r6, #24] │ │ │ │ - vcmpe.f64 d7, d6 │ │ │ │ + beq 2c9e8 │ │ │ │ + vldr d16, [r6, #24] │ │ │ │ + vcvt.f64.f32 d17, s0 │ │ │ │ + vcmpe.f64 d17, d16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble 2c8a8 │ │ │ │ - b 2c8a0 │ │ │ │ + ble 2c9e8 │ │ │ │ + b 2c9e0 │ │ │ │ mov r0, r4 │ │ │ │ - b 2c7f0 │ │ │ │ + b 2c924 │ │ │ │ vadd.f32 s15, s15, s14 │ │ │ │ vmov.f32 s13, #96 @ 0x3f000000 0.5 │ │ │ │ - vldr s14, [pc, #116] @ 2c988 │ │ │ │ + vldr s14, [pc, #116] @ 2cac8 │ │ │ │ mov r0, #22 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vmul.f32 s15, s15, s14 │ │ │ │ vcvt.u32.f32 s15, s15 │ │ │ │ vmov r5, s15 │ │ │ │ - bl 24020 │ │ │ │ - ldr r3, [pc, #112] @ 2c9a0 │ │ │ │ - rsb ip, r5, #100 @ 0x64 │ │ │ │ - str ip, [sp] │ │ │ │ - add r3, pc, r3 │ │ │ │ + bl 23f58 │ │ │ │ + ldr r3, [pc, #112] @ 2cae0 │ │ │ │ mov r2, #22 │ │ │ │ mov r1, #1 │ │ │ │ - str r0, [r4] │ │ │ │ + rsb ip, r5, #100 @ 0x64 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 21bf0 <__sprintf_chk@plt> │ │ │ │ - b 2c7ec │ │ │ │ - ldr r0, [pc, #76] @ 2c9a4 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r0, [r4] │ │ │ │ + str ip, [sp] │ │ │ │ + bl 21b58 <__sprintf_chk@plt> │ │ │ │ + b 2c920 │ │ │ │ + ldr r0, [pc, #76] @ 2cae4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 21f74 │ │ │ │ + bl 21edc │ │ │ │ str r0, [r4] │ │ │ │ - b 2c7ec │ │ │ │ - ldr r0, [pc, #60] @ 2c9a8 │ │ │ │ + b 2c920 │ │ │ │ + ldr r0, [pc, #60] @ 2cae8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 21f74 │ │ │ │ + bl 21edc │ │ │ │ str r0, [r4] │ │ │ │ - b 2c7ec │ │ │ │ + b 2c920 │ │ │ │ mvn r0, #0 │ │ │ │ - b 2c7f0 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ + b 2c924 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ stclcc 12, cr12, [ip, #820] @ 0x334 │ │ │ │ sbcmi r0, r8, #0 │ │ │ │ - eorseq r1, r1, r0, lsr #23 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - andseq r9, sp, sl, asr pc │ │ │ │ - eorseq r1, r1, r8, asr #21 │ │ │ │ - andseq sl, r9, r8, lsr r9 │ │ │ │ - andseq sl, r9, r4, ror r8 │ │ │ │ - andseq sl, r9, r4, lsr r8 │ │ │ │ - andseq sl, r9, r8, lsr #16 │ │ │ │ + eorseq r1, r3, r4, ror sl │ │ │ │ + muleq r0, ip, ip │ │ │ │ + andseq ip, lr, r6, ror r0 │ │ │ │ + eorseq r1, r3, r4, lsr #19 │ │ │ │ + andseq ip, sl, r8, asr #20 │ │ │ │ + andseq ip, sl, ip, ror r9 │ │ │ │ + andseq ip, sl, r4, asr #18 │ │ │ │ + andseq ip, sl, r8, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ - str r0, [ip, #4000] @ 0xfa0 │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ + str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r4, r2 │ │ │ │ - ldr r2, [pc, #624] @ 2cc38 │ │ │ │ - ldr r5, [r3, #36] @ 0x24 │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r3, [pc, #616] @ 2cc3c │ │ │ │ + ldr r2, [pc, #636] @ 2cd90 │ │ │ │ + mov r6, r3 │ │ │ │ + sub sp, sp, #64 @ 0x40 │ │ │ │ + ldr r0, [r3, #36] @ 0x24 │ │ │ │ + ldr r3, [pc, #624] @ 2cd94 │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r6, [pc, #612] @ 2cc40 │ │ │ │ + ldr r5, [pc, #620] @ 2cd98 │ │ │ │ + cmp r0, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - sub sp, sp, #68 @ 0x44 │ │ │ │ - cmp r5, #0 │ │ │ │ - add r6, pc, r6 │ │ │ │ + add r5, pc, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov r3, #0 │ │ │ │ - beq 2cc2c │ │ │ │ - ldr r2, [r5, #76] @ 0x4c │ │ │ │ + beq 2cd84 │ │ │ │ + ldr r2, [r0, #76] @ 0x4c │ │ │ │ cmp r2, #0 │ │ │ │ - beq 2cc2c │ │ │ │ - ldr r8, [r2, #84] @ 0x54 │ │ │ │ - cmp r8, #0 │ │ │ │ - blt 2ca28 │ │ │ │ - ldr r3, [pc, #556] @ 2cc44 │ │ │ │ - ldr r9, [r6, r3] │ │ │ │ - add r3, r8, #22 │ │ │ │ - ldr r3, [r5, r3, lsl #2] │ │ │ │ + beq 2cd84 │ │ │ │ + ldr r7, [r2, #84] @ 0x54 │ │ │ │ + cmp r7, #0 │ │ │ │ + blt 2cb74 │ │ │ │ + add r3, r7, #22 │ │ │ │ + ldr r2, [pc, #564] @ 2cd9c │ │ │ │ + ldr r3, [r0, r3, lsl #2] │ │ │ │ + ldr r8, [r5, r2] │ │ │ │ ldr r3, [r3, #60] @ 0x3c │ │ │ │ - str r3, [r9] │ │ │ │ - ldr r2, [pc, #536] @ 2cc48 │ │ │ │ + str r3, [r8] │ │ │ │ + ldr r2, [pc, #548] @ 2cda0 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r1, #4 │ │ │ │ - bhi 2cbac │ │ │ │ + bhi 2cd04 │ │ │ │ ldrb r2, [r2, r1] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop {0} │ │ │ │ - cmp r4, #0 │ │ │ │ sub r1, r1, #2 │ │ │ │ + cmp r4, #0 │ │ │ │ clz r1, r1 │ │ │ │ lsr r1, r1, #5 │ │ │ │ moveq r1, #0 │ │ │ │ cmp r1, #0 │ │ │ │ ldrne r1, [r4] │ │ │ │ mvneq r1, #0 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 102f50 │ │ │ │ + bl 10d400 │ │ │ │ cmn r0, #2 │ │ │ │ mov r4, r0 │ │ │ │ - beq 2cbc8 │ │ │ │ + beq 2cd20 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 2cbf8 │ │ │ │ - ldr r2, [r7, #36] @ 0x24 │ │ │ │ + blt 2cd50 │ │ │ │ + ldr r2, [r6, #36] @ 0x24 │ │ │ │ ldr r1, [r2, #76] @ 0x4c │ │ │ │ ldr r3, [r1, #84] @ 0x54 │ │ │ │ - cmp r3, r8 │ │ │ │ - cmnne r8, #2 │ │ │ │ - bne 2cc08 │ │ │ │ - ldr r0, [pc, #420] @ 2cc44 │ │ │ │ - ldr r9, [r6, r0] │ │ │ │ - cmp r8, r3 │ │ │ │ - beq 2cacc │ │ │ │ + cmp r3, r7 │ │ │ │ + cmnne r7, #2 │ │ │ │ + bne 2cd60 │ │ │ │ + ldr r0, [pc, #436] @ 2cd9c │ │ │ │ + ldr r8, [r5, r0] │ │ │ │ + cmp r7, r3 │ │ │ │ + beq 2cc14 │ │ │ │ add r3, r3, #22 │ │ │ │ ldr r3, [r2, r3, lsl #2] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 2cacc │ │ │ │ + beq 2cc14 │ │ │ │ ldr r2, [r3, #60] @ 0x3c │ │ │ │ - str r2, [r9] │ │ │ │ + str r2, [r8] │ │ │ │ str r1, [r3] │ │ │ │ - str r3, [r7, #40] @ 0x28 │ │ │ │ - bl 38300 │ │ │ │ - ldr r4, [r9] │ │ │ │ - b 2cbdc │ │ │ │ + str r3, [r6, #40] @ 0x28 │ │ │ │ + bl 38d38 │ │ │ │ + ldr r4, [r8] │ │ │ │ + b 2cd34 │ │ │ │ cmp r4, #0 │ │ │ │ moveq r0, r4 │ │ │ │ - beq 2cb80 │ │ │ │ - cmp r8, #0 │ │ │ │ - blt 2cbb4 │ │ │ │ - ldr r3, [pc, #348] @ 2cc4c │ │ │ │ - add r7, sp, #20 │ │ │ │ + beq 2ccc8 │ │ │ │ + cmp r7, #0 │ │ │ │ + blt 2cd0c │ │ │ │ + ldr r3, [pc, #364] @ 2cda4 │ │ │ │ + vmov.i32 q8, #0 @ 0x00000000 │ │ │ │ + add r2, sp, #28 │ │ │ │ + add r6, sp, #20 │ │ │ │ + mov r1, r7 │ │ │ │ + vst1.8 {d16-d17}, [r2] │ │ │ │ add r3, pc, r3 │ │ │ │ - ldm r3, {r0, r1} │ │ │ │ - mov r2, #32 │ │ │ │ - stm r7, {r0, r1} │ │ │ │ - mov r1, #0 │ │ │ │ - add r0, sp, #28 │ │ │ │ - bl 24368 │ │ │ │ - mov r1, r8 │ │ │ │ - mov r2, r7 │ │ │ │ + vstr d16, [sp, #44] @ 0x2c │ │ │ │ + ldrd r2, [r3] │ │ │ │ + strd r2, [sp, #20] │ │ │ │ + mov r2, r6 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 103c14 │ │ │ │ + vstr d16, [sp, #52] @ 0x34 │ │ │ │ + bl 10e18c │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ - bl 24020 │ │ │ │ - ldr lr, [pc, #276] @ 2cc44 │ │ │ │ - ldr ip, [pc, #284] @ 2cc50 │ │ │ │ + bl 23f58 │ │ │ │ + ldr r1, [pc, #292] @ 2cd9c │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ - add ip, pc, ip │ │ │ │ - mov r2, #1 │ │ │ │ - mov r1, r3 │ │ │ │ + str r6, [sp, #8] │ │ │ │ + ldr r2, [pc, #292] @ 2cda8 │ │ │ │ str r0, [r4] │ │ │ │ - str r7, [sp, #8] │ │ │ │ - ldr lr, [r6, lr] │ │ │ │ - str ip, [sp] │ │ │ │ - ldr ip, [lr] │ │ │ │ + ldr ip, [r5, r1] │ │ │ │ + mov r1, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [sp] │ │ │ │ + mov r2, #1 │ │ │ │ + ldr ip, [ip] │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ - b 2cb7c │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ + b 2ccc4 │ │ │ │ cmp r4, #0 │ │ │ │ moveq r0, r1 │ │ │ │ - beq 2cb80 │ │ │ │ - ldr r3, [pc, #208] @ 2cc44 │ │ │ │ - ldr r3, [r6, r3] │ │ │ │ + beq 2ccc8 │ │ │ │ + ldr r3, [pc, #224] @ 2cd9c │ │ │ │ + ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r4] │ │ │ │ mov r0, #1 │ │ │ │ - ldr r2, [pc, #204] @ 2cc54 │ │ │ │ - ldr r3, [pc, #176] @ 2cc3c │ │ │ │ + ldr r2, [pc, #220] @ 2cdac │ │ │ │ + ldr r3, [pc, #192] @ 2cd94 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 2cc34 │ │ │ │ - add sp, sp, #68 @ 0x44 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ + bne 2cd8c │ │ │ │ + add sp, sp, #64 @ 0x40 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mvn r0, #1 │ │ │ │ - b 2cb80 │ │ │ │ - ldr r0, [pc, #156] @ 2cc58 │ │ │ │ + b 2ccc8 │ │ │ │ + ldr r0, [pc, #156] @ 2cdb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 21f74 │ │ │ │ + bl 21edc │ │ │ │ str r0, [r4] │ │ │ │ - b 2cb7c │ │ │ │ + b 2ccc4 │ │ │ │ movw r0, #1026 @ 0x402 │ │ │ │ - bl 375e8 │ │ │ │ - ldr r3, [pc, #108] @ 2cc44 │ │ │ │ - ldr r3, [r6, r3] │ │ │ │ + bl 37f80 │ │ │ │ + ldr r3, [pc, #108] @ 2cd9c │ │ │ │ + ldr r3, [r5, r3] │ │ │ │ str r4, [r3] │ │ │ │ - ldr r2, [pc, #120] @ 2cc5c │ │ │ │ + ldr r2, [pc, #120] @ 2cdb4 │ │ │ │ mov r3, r4 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, #41 @ 0x29 │ │ │ │ - bl ab6e0 │ │ │ │ - b 2cb7c │ │ │ │ - ldr r3, [pc, #68] @ 2cc44 │ │ │ │ - ldr r3, [r6, r3] │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 2ccc4 │ │ │ │ + ldr r3, [pc, #68] @ 2cd9c │ │ │ │ + ldr r3, [r5, r3] │ │ │ │ ldr r4, [r3] │ │ │ │ - b 2cbdc │ │ │ │ + b 2cd34 │ │ │ │ movw r0, #1026 @ 0x402 │ │ │ │ - bl 375e8 │ │ │ │ - ldr r3, [pc, #44] @ 2cc44 │ │ │ │ - ldr r2, [r7, #36] @ 0x24 │ │ │ │ - ldr r9, [r6, r3] │ │ │ │ + bl 37f80 │ │ │ │ + ldr r2, [r6, #36] @ 0x24 │ │ │ │ + ldr r3, [pc, #40] @ 2cd9c │ │ │ │ ldr r1, [r2, #76] @ 0x4c │ │ │ │ - str r4, [r9] │ │ │ │ + ldr r8, [r5, r3] │ │ │ │ ldr r3, [r1, #84] @ 0x54 │ │ │ │ - b 2caa0 │ │ │ │ + str r4, [r8] │ │ │ │ + b 2cbe8 │ │ │ │ mvn r0, #0 │ │ │ │ - b 2cb80 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - ldrshteq r1, [r1], -r0 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - ldrsbteq r1, [r1], -ip │ │ │ │ - andeq r1, r0, r4, lsr sp │ │ │ │ - andseq r9, sp, ip, lsl #25 │ │ │ │ - @ instruction: 0x001d9cf4 │ │ │ │ - @ instruction: 0x0019a5d4 │ │ │ │ - eorseq r1, r1, r8, lsr r7 │ │ │ │ - andseq sl, r9, r4, asr #10 │ │ │ │ - @ instruction: 0x0019a5dc │ │ │ │ + b 2ccc8 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + ldrhteq r1, [r3], -r0 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq r1, r3, r0, lsr #15 │ │ │ │ + andeq r1, r0, r0, lsr #26 │ │ │ │ + mulseq lr, r0, sp │ │ │ │ + andseq fp, lr, ip, ror #27 │ │ │ │ + andseq ip, sl, ip, asr #13 │ │ │ │ + eorseq r1, r3, r0, lsl #12 │ │ │ │ + andseq ip, sl, ip, lsr r6 │ │ │ │ + andseq ip, sl, ip, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, lr} │ │ │ │ + strd r4, [sp, #-12]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #8] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r4, [pc, #328] @ 2cdc0 │ │ │ │ + ldr r4, [pc, #348] @ 2cf30 │ │ │ │ cmp r1, #2 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov lr, r0 │ │ │ │ mov r3, r2 │ │ │ │ add r4, pc, r4 │ │ │ │ - beq 2cd44 │ │ │ │ + beq 2ceb0 │ │ │ │ sub r5, r1, #4 │ │ │ │ - cmp r5, #1 │ │ │ │ mov ip, r1 │ │ │ │ - bhi 2cd08 │ │ │ │ + cmp r5, #1 │ │ │ │ + bhi 2ce6c │ │ │ │ cmp r2, #0 │ │ │ │ - beq 2cdb0 │ │ │ │ - vldr s12, [r2] │ │ │ │ - vcvt.f64.f32 d6, s12 │ │ │ │ - ldr r3, [pc, #272] @ 2cdc4 │ │ │ │ + beq 2cf1c │ │ │ │ + vldr s15, [r2] │ │ │ │ + vcvt.f64.f32 d17, s15 │ │ │ │ + ldr r3, [pc, #292] @ 2cf34 │ │ │ │ cmp ip, #5 │ │ │ │ - ldr r3, [r4, r3] │ │ │ │ - vnegeq.f64 d6, d6 │ │ │ │ - vldr s14, [r3] │ │ │ │ + vnegeq.f64 d17, d17 │ │ │ │ ldr r2, [lr, #12] │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ + ldr r3, [r4, r3] │ │ │ │ tst r2, #1 │ │ │ │ - vadd.f64 d7, d7, d6 │ │ │ │ - vcvt.f32.f64 s14, d7 │ │ │ │ - vstr s14, [r3] │ │ │ │ - beq 2cd20 │ │ │ │ - vcvt.f64.f32 d6, s14 │ │ │ │ - vldr d5, [lr, #16] │ │ │ │ - vcmpe.f64 d6, d5 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcvtmi.f32.f64 s10, d5 │ │ │ │ - vstrmi s10, [r3] │ │ │ │ - bpl 2cd20 │ │ │ │ - bl 38300 │ │ │ │ + vldr s15, [r3] │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ + vadd.f64 d16, d16, d17 │ │ │ │ + vcvt.f32.f64 s15, d16 │ │ │ │ + vstr s15, [r3] │ │ │ │ + beq 2ce8c │ │ │ │ + vldr d16, [lr, #16] │ │ │ │ + vcvt.f64.f32 d17, s15 │ │ │ │ + vcmpe.f64 d17, d16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bpl 2ce8c │ │ │ │ + vcvt.f32.f64 s15, d16 │ │ │ │ + vstr s15, [r3] │ │ │ │ + bl 38d38 │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ - pop {r4, r5, pc} │ │ │ │ - ldr r3, [pc, #180] @ 2cdc4 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #8 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r3, [pc, #192] @ 2cf34 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ - pop {r4, r5, lr} │ │ │ │ - b 3308c │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr lr, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + b 335e0 │ │ │ │ tst r2, #2 │ │ │ │ - beq 2ccf8 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - vldr d6, [lr, #24] │ │ │ │ - vcmpe.f64 d7, d6 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcvtgt.f32.f64 s12, d6 │ │ │ │ - vstrgt s12, [r3] │ │ │ │ - b 2ccf8 │ │ │ │ + beq 2ce54 │ │ │ │ + vldr d17, [lr, #24] │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ + vcmpe.f64 d16, d17 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcvtgt.f32.f64 s15, d17 │ │ │ │ + vstrgt s15, [r3] │ │ │ │ + b 2ce54 │ │ │ │ cmp r2, #0 │ │ │ │ moveq r0, r2 │ │ │ │ - beq 2cd00 │ │ │ │ + beq 2ce5c │ │ │ │ + vldr s15, [r2] │ │ │ │ ldr r2, [lr, #12] │ │ │ │ - vldr s15, [r3] │ │ │ │ tst r2, #1 │ │ │ │ - beq 2cd90 │ │ │ │ - vcvt.f64.f32 d6, s15 │ │ │ │ - vldr d5, [lr, #16] │ │ │ │ - vcmpe.f64 d6, d5 │ │ │ │ + beq 2cefc │ │ │ │ + vldr d16, [lr, #16] │ │ │ │ + vcvt.f64.f32 d17, s15 │ │ │ │ + vcmpe.f64 d17, d16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bpl 2cd90 │ │ │ │ - vcvt.f32.f64 s15, d5 │ │ │ │ + bpl 2cefc │ │ │ │ + vcvt.f32.f64 s15, d16 │ │ │ │ vstr s15, [r3] │ │ │ │ - ldr r3, [pc, #64] @ 2cdc4 │ │ │ │ + ldr r3, [pc, #68] @ 2cf34 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ vstr s15, [r3] │ │ │ │ - bl 38300 │ │ │ │ - b 2ccfc │ │ │ │ + bl 38d38 │ │ │ │ + b 2ce58 │ │ │ │ tst r2, #2 │ │ │ │ - beq 2cd7c │ │ │ │ - vcvt.f64.f32 d6, s15 │ │ │ │ - vldr d5, [lr, #24] │ │ │ │ - vcmpe.f64 d6, d5 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ble 2cd7c │ │ │ │ - b 2cd74 │ │ │ │ - vldr d6, [pc] @ 2cdb8 │ │ │ │ - b 2ccac │ │ │ │ + beq 2cee8 │ │ │ │ + vldr d16, [lr, #24] │ │ │ │ + vcvt.f64.f32 d17, s15 │ │ │ │ + vcmpe.f64 d17, d16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + ble 2cee8 │ │ │ │ + b 2cee0 │ │ │ │ + vldr d17, [pc, #4] @ 2cf28 │ │ │ │ + b 2ce08 │ │ │ │ + nop {0} │ │ │ │ ldmibls r9, {r1, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ svccc 0x00b99999 │ │ │ │ - eorseq r1, r1, ip, lsr r6 │ │ │ │ - andeq r1, r0, r8, asr ip │ │ │ │ + ldrshteq r1, [r3], -r0 │ │ │ │ + andeq r1, r0, r4, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r3 │ │ │ │ ldr r3, [r3, #40] @ 0x28 │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 2cec8 │ │ │ │ + beq 2d04c │ │ │ │ cmp r1, #2 │ │ │ │ - beq 2ce58 │ │ │ │ - ble 2ce2c │ │ │ │ + beq 2cfdc │ │ │ │ + ble 2cfa8 │ │ │ │ sub r3, r1, #4 │ │ │ │ cmp r3, #1 │ │ │ │ - bhi 2ce48 │ │ │ │ + bhi 2cfc4 │ │ │ │ ldrsh r3, [r4, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 2cec0 │ │ │ │ + bne 2d044 │ │ │ │ add r0, r4, #60 @ 0x3c │ │ │ │ - bl 33aa4 │ │ │ │ + bl 340a4 │ │ │ │ ldr r3, [r4, #72] @ 0x48 │ │ │ │ strh r3, [r4, #118] @ 0x76 │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ - pop {r4, pc} │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ cmp r1, #1 │ │ │ │ - bne 2ce48 │ │ │ │ + bne 2cfc4 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 2ce9c │ │ │ │ + beq 2d020 │ │ │ │ ldrsh r3, [r4, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 2cea4 │ │ │ │ + bne 2d028 │ │ │ │ add r3, r4, #72 @ 0x48 │ │ │ │ add sp, sp, #8 │ │ │ │ - pop {r4, lr} │ │ │ │ - b 32f44 │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + add sp, sp, #8 │ │ │ │ + b 33474 │ │ │ │ ldrsh r3, [r4, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 2cec0 │ │ │ │ + bne 2d044 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 2ce9c │ │ │ │ + beq 2d020 │ │ │ │ ldr r3, [r2] │ │ │ │ ldr r2, [r4, #72] @ 0x48 │ │ │ │ subs r3, r3, #0 │ │ │ │ movne r3, #1 │ │ │ │ cmp r3, r2 │ │ │ │ - bne 2ce8c │ │ │ │ + bne 2d010 │ │ │ │ strh r2, [r4, #118] @ 0x76 │ │ │ │ - b 2ce20 │ │ │ │ + b 2cf94 │ │ │ │ add r0, r4, #60 @ 0x3c │ │ │ │ - bl 33aa4 │ │ │ │ + bl 340a4 │ │ │ │ ldr r2, [r4, #72] @ 0x48 │ │ │ │ - b 2ce84 │ │ │ │ + b 2d008 │ │ │ │ mov r0, r2 │ │ │ │ - b 2ce24 │ │ │ │ - ldr r0, [pc, #36] @ 2ced0 │ │ │ │ + b 2cf98 │ │ │ │ + ldr r0, [pc, #36] @ 2d054 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 21f74 │ │ │ │ + bl 21edc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r0, [r2] │ │ │ │ - b 2ce20 │ │ │ │ + b 2cf94 │ │ │ │ mvn r0, #3 │ │ │ │ - b 2ce24 │ │ │ │ + b 2cf98 │ │ │ │ mvn r0, #0 │ │ │ │ - b 2ce24 │ │ │ │ - andseq sl, r9, r8, lsr #6 │ │ │ │ + b 2cf98 │ │ │ │ + @ instruction: 0x001ac3f4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - mov ip, r3 │ │ │ │ - ldr r3, [r3, #40] @ 0x28 │ │ │ │ + mov r5, r0 │ │ │ │ + ldr r0, [pc, #432] @ 2d22c │ │ │ │ mov r4, r2 │ │ │ │ - ldr r2, [pc, #416] @ 2d098 │ │ │ │ - cmp r3, #0 │ │ │ │ - ldr r3, [pc, #412] @ 2d09c │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ - ldr r3, [r3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r3, #0 │ │ │ │ - beq 2d084 │ │ │ │ - ldr r2, [pc, #384] @ 2d0a0 │ │ │ │ - mov r5, r0 │ │ │ │ + ldr r2, [pc, #424] @ 2d230 │ │ │ │ + ldr ip, [r3, #40] @ 0x28 │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [r0, r2] │ │ │ │ + cmp ip, #0 │ │ │ │ + ldr r2, [r2] │ │ │ │ + str r2, [sp, #4] │ │ │ │ + mov r2, #0 │ │ │ │ + beq 2d218 │ │ │ │ + ldr r2, [pc, #392] @ 2d234 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r1, #5 │ │ │ │ - bhi 2d014 │ │ │ │ + bhi 2d1a8 │ │ │ │ ldrb r2, [r2, r1] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop {0} │ │ │ │ - ldrsh r3, [ip, #116] @ 0x74 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 2d08c │ │ │ │ + ldrsh r2, [r3, #116] @ 0x74 │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 2d220 │ │ │ │ cmp r1, #4 │ │ │ │ - strh r3, [ip, #118] @ 0x76 │ │ │ │ - beq 2d024 │ │ │ │ + strh r2, [r3, #118] @ 0x76 │ │ │ │ + beq 2d1b8 │ │ │ │ cmp r1, #5 │ │ │ │ - beq 2d048 │ │ │ │ + beq 2d1dc │ │ │ │ cmp r4, #0 │ │ │ │ - beq 2d01c │ │ │ │ - ldr r3, [r0, #12] │ │ │ │ + beq 2d1b0 │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ vldr s1, [r4] │ │ │ │ - tst r3, #1 │ │ │ │ - bne 2d06c │ │ │ │ - tst r3, #2 │ │ │ │ - beq 2cf94 │ │ │ │ - vcvt.f64.f32 d7, s1 │ │ │ │ - vldr d6, [r5, #24] │ │ │ │ - vcmpe.f64 d7, d6 │ │ │ │ + tst r2, #1 │ │ │ │ + bne 2d200 │ │ │ │ + tst r2, #2 │ │ │ │ + beq 2d11c │ │ │ │ + vldr d16, [r5, #24] │ │ │ │ + vcvt.f64.f32 d17, s1 │ │ │ │ + vcmpe.f64 d17, d16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble 2cf94 │ │ │ │ - vcvt.f32.f64 s1, d6 │ │ │ │ + ble 2d11c │ │ │ │ + vcvt.f32.f64 s1, d16 │ │ │ │ vstr s1, [r4] │ │ │ │ vmov.f32 s0, s1 │ │ │ │ - add r0, ip, #60 @ 0x3c │ │ │ │ - bl 33680 │ │ │ │ - b 2cfe4 │ │ │ │ + add r0, r3, #60 @ 0x3c │ │ │ │ + bl 33c4c │ │ │ │ + b 2d16c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 2d01c │ │ │ │ + beq 2d1b0 │ │ │ │ + add r0, r3, #60 @ 0x3c │ │ │ │ mov r1, sp │ │ │ │ - add r0, ip, #60 @ 0x3c │ │ │ │ - bl 33a10 │ │ │ │ + bl 34004 │ │ │ │ mov r3, sp │ │ │ │ mov r2, r4 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3308c │ │ │ │ - b 2cfe8 │ │ │ │ + bl 335e0 │ │ │ │ + b 2d170 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 2d01c │ │ │ │ + beq 2d1b0 │ │ │ │ mov r1, r4 │ │ │ │ - add r0, ip, #60 @ 0x3c │ │ │ │ - bl 33a10 │ │ │ │ + add r0, r3, #60 @ 0x3c │ │ │ │ + bl 34004 │ │ │ │ mov r0, #1 │ │ │ │ - ldr r2, [pc, #180] @ 2d0a4 │ │ │ │ - ldr r3, [pc, #168] @ 2d09c │ │ │ │ + ldr r2, [pc, #192] @ 2d238 │ │ │ │ + ldr r3, [pc, #180] @ 2d230 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 2d094 │ │ │ │ + bne 2d228 │ │ │ │ add sp, sp, #8 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mvn r0, #1 │ │ │ │ - b 2cfe8 │ │ │ │ + b 2d170 │ │ │ │ mov r0, #0 │ │ │ │ - b 2cfe8 │ │ │ │ + b 2d170 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 2d03c │ │ │ │ + beq 2d1d0 │ │ │ │ vldr s15, [r4] │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bls 2d060 │ │ │ │ - add r0, ip, #60 @ 0x3c │ │ │ │ - bl 33898 │ │ │ │ - b 2cfe4 │ │ │ │ + bls 2d1f4 │ │ │ │ + add r0, r3, #60 @ 0x3c │ │ │ │ + bl 33e74 │ │ │ │ + b 2d16c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 2d060 │ │ │ │ + beq 2d1f4 │ │ │ │ vldr s15, [r4] │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bls 2d03c │ │ │ │ - add r0, ip, #60 @ 0x3c │ │ │ │ - bl 33954 │ │ │ │ - b 2cfe4 │ │ │ │ - vcvt.f64.f32 d7, s1 │ │ │ │ - vldr d6, [r0, #16] │ │ │ │ - vcmpe.f64 d7, d6 │ │ │ │ + bls 2d1d0 │ │ │ │ + add r0, r3, #60 @ 0x3c │ │ │ │ + bl 33f3c │ │ │ │ + b 2d16c │ │ │ │ + vldr d16, [r5, #16] │ │ │ │ + vcvt.f64.f32 d17, s1 │ │ │ │ + vcmpe.f64 d17, d16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bpl 2cf70 │ │ │ │ - b 2cf8c │ │ │ │ + bpl 2d0f8 │ │ │ │ + b 2d114 │ │ │ │ mvn r0, #0 │ │ │ │ - b 2cfe8 │ │ │ │ + b 2d170 │ │ │ │ mvn r0, #3 │ │ │ │ - b 2cfe8 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eorseq r1, r1, r4, asr #7 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - mulseq sp, sp, r7 │ │ │ │ - ldrsbteq r1, [r1], -r0 │ │ │ │ + b 2d170 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eorseq r1, r3, r8, asr #4 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + andseq fp, lr, r5, ror #16 │ │ │ │ + eorseq r1, r3, r8, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ - ldr ip, [pc, #496] @ 2d2b0 │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r3, [pc, #492] @ 2d2b4 │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r3, [ip, r3] │ │ │ │ - ldr ip, [r5, #32] │ │ │ │ - ldr r6, [pc, #480] @ 2d2b8 │ │ │ │ + ldr lr, [pc, #512] @ 2d460 │ │ │ │ sub sp, sp, #24 │ │ │ │ - cmp ip, #0 │ │ │ │ + ldr ip, [pc, #508] @ 2d464 │ │ │ │ + ldr r6, [pc, #508] @ 2d468 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [lr, ip] │ │ │ │ add r6, pc, r6 │ │ │ │ - ldr r3, [r3] │ │ │ │ - str r3, [sp, #20] │ │ │ │ - mov r3, #0 │ │ │ │ + ldr ip, [ip] │ │ │ │ + str ip, [sp, #20] │ │ │ │ + mov ip, #0 │ │ │ │ + ldr ip, [r3, #32] │ │ │ │ + cmp ip, #0 │ │ │ │ mvneq r4, #0 │ │ │ │ - beq 2d15c │ │ │ │ + beq 2d2fc │ │ │ │ add ip, ip, #8192 @ 0x2000 │ │ │ │ + mov r5, r3 │ │ │ │ ldr r3, [ip, #100] @ 0x64 │ │ │ │ subs r3, r3, #0 │ │ │ │ movne r3, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ - ldr r3, [pc, #428] @ 2d2bc │ │ │ │ + ldr r3, [pc, #444] @ 2d46c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 2d218 │ │ │ │ + beq 2d3c8 │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 32f44 │ │ │ │ + bl 33474 │ │ │ │ cmp r0, #1 │ │ │ │ mov r4, r0 │ │ │ │ - beq 2d18c │ │ │ │ + beq 2d33c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 2d15c │ │ │ │ - ldr r2, [pc, #384] @ 2d2c0 │ │ │ │ - ldr r3, [pc, #384] @ 2d2c4 │ │ │ │ + bne 2d2fc │ │ │ │ + ldr r2, [pc, #400] @ 2d470 │ │ │ │ + mov r1, #1 │ │ │ │ + mov r0, #3 │ │ │ │ + ldr r3, [pc, #392] @ 2d474 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r2] │ │ │ │ - mov r1, #1 │ │ │ │ - mov r0, #3 │ │ │ │ - bl 37eec │ │ │ │ + bl 388cc │ │ │ │ mov r4, #0 │ │ │ │ - ldr r2, [pc, #356] @ 2d2c8 │ │ │ │ - ldr r3, [pc, #332] @ 2d2b4 │ │ │ │ + ldr r2, [pc, #372] @ 2d478 │ │ │ │ + ldr r3, [pc, #348] @ 2d464 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 2d2a0 │ │ │ │ + bne 2d450 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r7, [r5, #32] │ │ │ │ ldr r8, [sp, #12] │ │ │ │ add r7, r7, #8192 @ 0x2000 │ │ │ │ ldr r0, [r7, #100] @ 0x64 │ │ │ │ subs r3, r0, #0 │ │ │ │ movne r3, #1 │ │ │ │ cmp r3, r8 │ │ │ │ - beq 2d230 │ │ │ │ + beq 2d3e0 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 2d250 │ │ │ │ - ldr r3, [pc, #272] @ 2d2cc │ │ │ │ + beq 2d400 │ │ │ │ + ldr r3, [pc, #272] @ 2d47c │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [r6, r3] │ │ │ │ mov r1, #2 │ │ │ │ + ldr r3, [r6, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ add r3, sp, #16 │ │ │ │ - bl 15a890 │ │ │ │ + bl 1685b0 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ - add r3, r3, #8192 @ 0x2000 │ │ │ │ str r0, [r7, #100] @ 0x64 │ │ │ │ + add r3, r3, #8192 @ 0x2000 │ │ │ │ ldr r5, [r3, #100] @ 0x64 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 2d278 │ │ │ │ - ldr r3, [pc, #208] @ 2d2c0 │ │ │ │ - ldr r0, [pc, #220] @ 2d2d0 │ │ │ │ + beq 2d428 │ │ │ │ + ldr r3, [pc, #208] @ 2d470 │ │ │ │ + ldr r0, [pc, #220] @ 2d480 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r3] │ │ │ │ - ldr r3, [pc, #208] @ 2d2d4 │ │ │ │ - str r0, [sp] │ │ │ │ - add r3, pc, r3 │ │ │ │ mov r1, #1 │ │ │ │ + str r0, [sp] │ │ │ │ mov r0, #3 │ │ │ │ - bl 37eec │ │ │ │ - b 2d15c │ │ │ │ - ldr r2, [pc, #184] @ 2d2d8 │ │ │ │ + ldr r3, [pc, #196] @ 2d484 │ │ │ │ + add r3, pc, r3 │ │ │ │ + bl 388cc │ │ │ │ + b 2d2fc │ │ │ │ + ldr r2, [pc, #184] @ 2d488 │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, r3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 2d158 │ │ │ │ - ldr r3, [pc, #136] @ 2d2c0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 2d2f8 │ │ │ │ + ldr r3, [pc, #136] @ 2d470 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ - beq 2d2a4 │ │ │ │ - ldr r0, [pc, #144] @ 2d2dc │ │ │ │ + beq 2d454 │ │ │ │ + ldr r0, [pc, #144] @ 2d48c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 2d1fc │ │ │ │ - bl 15ae38 │ │ │ │ + b 2d3ac │ │ │ │ + bl 168b7c │ │ │ │ ldr r2, [r5, #32] │ │ │ │ - ldr r3, [pc, #96] @ 2d2c0 │ │ │ │ + ldr r3, [pc, #96] @ 2d470 │ │ │ │ + ldr r0, [pc, #124] @ 2d490 │ │ │ │ add r2, r2, #8192 @ 0x2000 │ │ │ │ str r8, [r2, #100] @ 0x64 │ │ │ │ - ldr r0, [pc, #116] @ 2d2e0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r3] │ │ │ │ - b 2d1fc │ │ │ │ - bl 23b70 <__errno_location@plt> │ │ │ │ + b 2d3ac │ │ │ │ + bl 23aa8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ - bl 23a8c │ │ │ │ - ldr r2, [pc, #88] @ 2d2e4 │ │ │ │ - mov r1, r4 │ │ │ │ - add r2, pc, r2 │ │ │ │ + bl 239c4 │ │ │ │ + ldr r2, [pc, #88] @ 2d494 │ │ │ │ mov r3, r0 │ │ │ │ + mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl ab6e0 │ │ │ │ - b 2d138 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - ldr r0, [pc, #60] @ 2d2e8 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 2d2d8 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + ldr r0, [pc, #60] @ 2d498 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 2d1fc │ │ │ │ - ldrshteq r1, [r1], -ip │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eorseq r1, r1, r4, ror #3 │ │ │ │ - muleq r0, r0, r7 │ │ │ │ - andeq r1, r0, r8, lsl fp │ │ │ │ - ldrsheq sl, [r9], -r4 │ │ │ │ - eorseq r1, r1, ip, asr r1 │ │ │ │ - andeq r1, r0, r0, lsr #17 │ │ │ │ - andseq r7, sl, ip, lsl r4 │ │ │ │ - andseq sl, r9, r8, asr #32 │ │ │ │ - andseq r9, r9, r4, asr #31 │ │ │ │ - andseq r7, sl, r8, asr #7 │ │ │ │ - mulseq r9, r0, lr │ │ │ │ - andseq r9, r9, ip, lsl #31 │ │ │ │ - andseq r9, r9, r4, asr lr │ │ │ │ + b 2d3ac │ │ │ │ + eorseq r1, r3, r8, rrx │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq r1, r3, r0, rrx │ │ │ │ + andeq r1, r0, ip, ror r7 │ │ │ │ + andeq r1, r0, r4, lsl #22 │ │ │ │ + mulseq sl, ip, r1 │ │ │ │ + eorseq r0, r3, ip, asr #31 │ │ │ │ + andeq r1, r0, ip, lsl #17 │ │ │ │ + @ instruction: 0x001b94bc │ │ │ │ + andseq ip, sl, r0, ror #1 │ │ │ │ + andseq ip, sl, r0, rrx │ │ │ │ + andseq r9, fp, r8, ror #8 │ │ │ │ + andseq fp, sl, r0, lsr pc │ │ │ │ + andseq ip, sl, r4, lsr #32 │ │ │ │ + @ instruction: 0x001abef4 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ sub r3, r3, #2 │ │ │ │ clz r3, r3 │ │ │ │ lsr r3, r3, #5 │ │ │ │ - b 32eb0 │ │ │ │ + b 333d0 │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 2d3b8 │ │ │ │ + beq 2d584 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r2 │ │ │ │ - beq 2d388 │ │ │ │ + beq 2d544 │ │ │ │ cmp r1, #7 │ │ │ │ - bne 2d380 │ │ │ │ + bne 2d534 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 2d3b0 │ │ │ │ + beq 2d574 │ │ │ │ ldr r1, [r2] │ │ │ │ - bl 102aa4 │ │ │ │ + bl 10cfa8 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 2d3c0 │ │ │ │ + beq 2d58c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 2d3a0 │ │ │ │ + beq 2d564 │ │ │ │ cmp r3, #8 │ │ │ │ - bne 2d380 │ │ │ │ + bne 2d534 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 2d3b0 │ │ │ │ - ldr r3, [pc, #88] @ 2d3c8 │ │ │ │ + beq 2d574 │ │ │ │ + ldr r3, [pc, #112] @ 2d594 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2992 @ 0xbb0 │ │ │ │ add r3, r3, #8 │ │ │ │ str r3, [r2] │ │ │ │ - b 2d398 │ │ │ │ + b 2d554 │ │ │ │ mvn r0, #1 │ │ │ │ - pop {r4, pc} │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ cmp r2, #0 │ │ │ │ - beq 2d3b0 │ │ │ │ + beq 2d574 │ │ │ │ ldr r3, [r0, #3188] @ 0xc74 │ │ │ │ str r3, [r2] │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ mov r0, #1 │ │ │ │ - pop {r4, pc} │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ strne r0, [r3] │ │ │ │ - bne 2d398 │ │ │ │ + bne 2d554 │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ mov r0, #0 │ │ │ │ - pop {r4, pc} │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ mvn r0, #2 │ │ │ │ - pop {r4, pc} │ │ │ │ - ldrhteq r4, [r0], -r4 │ │ │ │ + b 2d538 │ │ │ │ + eorseq r4, r2, r0, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + strd r4, [sp, #-32]! @ 0xffffffe0 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + str sl, [sp, #24] │ │ │ │ + str lr, [sp, #28] │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ - ldr r8, [pc, #424] @ 2d594 │ │ │ │ + sub sp, sp, #16 │ │ │ │ + ldr r8, [pc, #432] @ 2d77c │ │ │ │ cmp r0, #0 │ │ │ │ add r8, pc, r8 │ │ │ │ - sub sp, sp, #16 │ │ │ │ - beq 2d58c │ │ │ │ + beq 2d774 │ │ │ │ mov r6, r3 │ │ │ │ mov r9, r1 │ │ │ │ mov r4, r2 │ │ │ │ - bl 103a90 │ │ │ │ + bl 10dffc │ │ │ │ subs sl, r0, #0 │ │ │ │ - blt 2d58c │ │ │ │ + blt 2d774 │ │ │ │ ldr r0, [r6, #36] @ 0x24 │ │ │ │ - bl 103a04 │ │ │ │ + bl 10df70 │ │ │ │ cmp r0, #1 │ │ │ │ mov r5, r0 │ │ │ │ - ble 2d58c │ │ │ │ - ldr r3, [pc, #364] @ 2d598 │ │ │ │ + ble 2d774 │ │ │ │ + ldr r3, [pc, #376] @ 2d780 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r9, #5 │ │ │ │ - bhi 2d568 │ │ │ │ + bhi 2d750 │ │ │ │ ldrb r3, [r3, r9] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop {0} │ │ │ │ cmp r4, #0 │ │ │ │ - beq 2d570 │ │ │ │ + beq 2d758 │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 2d570 │ │ │ │ + beq 2d758 │ │ │ │ cmp r9, #4 │ │ │ │ rsbne r3, r3, #0 │ │ │ │ add r1, sl, r3 │ │ │ │ cmp r1, #0 │ │ │ │ movle r1, r5 │ │ │ │ - ble 2d474 │ │ │ │ + ble 2d650 │ │ │ │ cmp r5, r1 │ │ │ │ movlt r1, #1 │ │ │ │ ldr r0, [r6, #36] @ 0x24 │ │ │ │ - bl 103b1c │ │ │ │ - ldr r2, [pc, #280] @ 2d59c │ │ │ │ - ldr r3, [pc, #280] @ 2d5a0 │ │ │ │ - ldr r2, [r8, r2] │ │ │ │ + bl 10e088 │ │ │ │ + ldr r2, [pc, #292] @ 2d784 │ │ │ │ mov r1, #1 │ │ │ │ - str r5, [sp, #4] │ │ │ │ + ldr r3, [pc, #288] @ 2d788 │ │ │ │ + ldr r2, [r8, r2] │ │ │ │ + stm sp, {r0, r5} │ │ │ │ + mov r0, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r2] │ │ │ │ - mov ip, r0 │ │ │ │ - str ip, [sp] │ │ │ │ - mov r0, r1 │ │ │ │ - bl 37eec │ │ │ │ + bl 388cc │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #16 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldr sl, [sp, #24] │ │ │ │ + add sp, sp, #28 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ cmp r4, #0 │ │ │ │ strne sl, [r4] │ │ │ │ - bne 2d4a8 │ │ │ │ + bne 2d67c │ │ │ │ mov r0, r9 │ │ │ │ - b 2d4ac │ │ │ │ + b 2d680 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 2d584 │ │ │ │ + beq 2d76c │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ mov r0, #1 │ │ │ │ - bl 25460 │ │ │ │ + bl 2538c │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 2d58c │ │ │ │ - ldr r3, [pc, #184] @ 2d5a4 │ │ │ │ + beq 2d774 │ │ │ │ + ldr r3, [pc, #184] @ 2d78c │ │ │ │ mov r2, #1 │ │ │ │ + str r5, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r3, sl} │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ mov r1, r3 │ │ │ │ - str r5, [sp, #8] │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ str r6, [r4] │ │ │ │ - b 2d4a8 │ │ │ │ + b 2d67c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 2d584 │ │ │ │ + beq 2d76c │ │ │ │ ldr r3, [r7, #12] │ │ │ │ ldr r1, [r4] │ │ │ │ tst r3, #1 │ │ │ │ - beq 2d53c │ │ │ │ + beq 2d724 │ │ │ │ vmov s15, r1 │ │ │ │ - vldr d6, [r7, #16] │ │ │ │ - vcvt.f64.s32 d7, s15 │ │ │ │ - vcmpe.f64 d7, d6 │ │ │ │ + vldr d16, [r7, #16] │ │ │ │ + vcvt.f64.s32 d17, s15 │ │ │ │ + vcmpe.f64 d17, d16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi 2d55c │ │ │ │ + bmi 2d744 │ │ │ │ tst r3, #2 │ │ │ │ - beq 2d474 │ │ │ │ + beq 2d650 │ │ │ │ vmov s15, r1 │ │ │ │ - vldr d6, [r7, #24] │ │ │ │ - vcvt.f64.s32 d7, s15 │ │ │ │ - vcmpe.f64 d7, d6 │ │ │ │ + vldr d16, [r7, #24] │ │ │ │ + vcvt.f64.s32 d17, s15 │ │ │ │ + vcmpe.f64 d17, d16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble 2d474 │ │ │ │ - vcvt.s32.f64 s15, d6 │ │ │ │ + ble 2d650 │ │ │ │ + vcvt.s32.f64 s15, d16 │ │ │ │ vmov r1, s15 │ │ │ │ - b 2d474 │ │ │ │ + b 2d650 │ │ │ │ mvn r0, #1 │ │ │ │ - b 2d4ac │ │ │ │ + b 2d680 │ │ │ │ cmp r9, #4 │ │ │ │ addeq r1, sl, #1 │ │ │ │ - beq 2d46c │ │ │ │ + beq 2d648 │ │ │ │ mvn r3, #0 │ │ │ │ - b 2d45c │ │ │ │ + b 2d638 │ │ │ │ mov r0, r4 │ │ │ │ - b 2d4ac │ │ │ │ + b 2d680 │ │ │ │ mvn r0, #0 │ │ │ │ - b 2d4ac │ │ │ │ - ldrsbteq r0, [r1], -r4 │ │ │ │ - mulseq sp, fp, r2 │ │ │ │ - andeq r1, r0, r8, lsl fp │ │ │ │ - @ instruction: 0x00199dd4 │ │ │ │ - andseq r9, r9, r0, ror sp │ │ │ │ + b 2d680 │ │ │ │ + eorseq r0, r3, r4, lsl #26 │ │ │ │ + andseq fp, lr, pc, lsl #6 │ │ │ │ + andeq r1, r0, r4, lsl #22 │ │ │ │ + andseq fp, sl, r4, asr #28 │ │ │ │ + @ instruction: 0x001abdd4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [r3, #36] @ 0x24 │ │ │ │ cmp ip, #0 │ │ │ │ - beq 2d614 │ │ │ │ + beq 2d818 │ │ │ │ mov r4, r3 │ │ │ │ ldr r3, [ip, #3172] @ 0xc64 │ │ │ │ mov r7, r0 │ │ │ │ - cmp r3, #0 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ - beq 2d5f4 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 2d7f8 │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 32cf4 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr lr, [sp, #20] │ │ │ │ + add sp, sp, #24 │ │ │ │ + b 33200 │ │ │ │ add r2, ip, #3168 @ 0xc60 │ │ │ │ ldr r0, [ip, #32] │ │ │ │ - add r2, r2, #4 │ │ │ │ mov r1, #4 │ │ │ │ - bl 15a71c │ │ │ │ + add r2, r2, #4 │ │ │ │ + bl 168414 │ │ │ │ ldr r3, [r4, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #3172] @ 0xc64 │ │ │ │ - b 2d5e0 │ │ │ │ + b 2d7d4 │ │ │ │ + ldrd r4, [sp] │ │ │ │ mvn r0, #0 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [r3, #36] @ 0x24 │ │ │ │ cmp ip, #0 │ │ │ │ - beq 2d688 │ │ │ │ + beq 2d8b8 │ │ │ │ mov r4, r3 │ │ │ │ ldr r3, [ip, #3164] @ 0xc5c │ │ │ │ mov r7, r0 │ │ │ │ - cmp r3, #0 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ - beq 2d668 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 2d898 │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 32cf4 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr lr, [sp, #20] │ │ │ │ + add sp, sp, #24 │ │ │ │ + b 33200 │ │ │ │ add r2, ip, #3152 @ 0xc50 │ │ │ │ ldr r0, [ip, #32] │ │ │ │ - add r2, r2, #12 │ │ │ │ mov r1, #12 │ │ │ │ - bl 15a71c │ │ │ │ + add r2, r2, #12 │ │ │ │ + bl 168414 │ │ │ │ ldr r3, [r4, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #3164] @ 0xc5c │ │ │ │ - b 2d654 │ │ │ │ + b 2d874 │ │ │ │ + ldrd r4, [sp] │ │ │ │ mvn r0, #0 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r2 │ │ │ │ - ldr r2, [pc, #640] @ 2d92c │ │ │ │ + ldr r2, [pc, #656] @ 2db88 │ │ │ │ mov r6, r3 │ │ │ │ - ldr r3, [pc, #636] @ 2d930 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - sub sp, sp, #24 │ │ │ │ mov r7, r0 │ │ │ │ + sub sp, sp, #24 │ │ │ │ + ldr r3, [pc, #644] @ 2db8c │ │ │ │ ldr r0, [r6, #36] @ 0x24 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #636] @ 2db90 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + cmp r0, #0 │ │ │ │ + add r8, pc, r8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - ldr r8, [pc, #604] @ 2d934 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - cmp r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ - add r8, pc, r8 │ │ │ │ str r3, [sp, #16] │ │ │ │ - beq 2d920 │ │ │ │ + beq 2db7c │ │ │ │ mov r5, r1 │ │ │ │ - bl 10357c │ │ │ │ + bl 10daa8 │ │ │ │ subs r2, r0, #0 │ │ │ │ - blt 2d920 │ │ │ │ - ldr r3, [pc, #560] @ 2d938 │ │ │ │ + blt 2db7c │ │ │ │ + ldr r3, [pc, #576] @ 2db94 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r5, #5 │ │ │ │ - bhi 2d8b0 │ │ │ │ + bhi 2daf4 │ │ │ │ ldrb r3, [r3, r5] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop {0} │ │ │ │ cmp r4, #0 │ │ │ │ moveq r4, #1 │ │ │ │ - beq 2d734 │ │ │ │ + beq 2d980 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ moveq r4, #1 │ │ │ │ cmp r5, #4 │ │ │ │ rsbne r4, r4, #0 │ │ │ │ add r1, r2, r4 │ │ │ │ bic r1, r1, r1, asr #31 │ │ │ │ - ldr r3, [pc, #496] @ 2d93c │ │ │ │ + ldr r3, [pc, #512] @ 2db98 │ │ │ │ + mov r7, #0 │ │ │ │ + mov r2, #1 │ │ │ │ ldr r0, [r6, #36] @ 0x24 │ │ │ │ ldr r5, [r8, r3] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #480] @ 2d940 │ │ │ │ - mov r7, #0 │ │ │ │ + ldr r3, [pc, #488] @ 2db9c │ │ │ │ ldr r6, [r8, r3] │ │ │ │ add r3, sp, #16 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r3, sp, #12 │ │ │ │ str r3, [sp] │ │ │ │ - mov r2, #1 │ │ │ │ add r3, sp, #8 │ │ │ │ str r7, [r6] │ │ │ │ - bl 1032c0 │ │ │ │ + bl 10d7c8 │ │ │ │ subs r3, r0, #0 │ │ │ │ - blt 2d8b8 │ │ │ │ + blt 2db20 │ │ │ │ vldr s15, [sp, #8] │ │ │ │ vmov.f32 s14, #240 @ 0xbf800000 -1.0 │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ vcmpe.f32 s15, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - movgt r2, #1 │ │ │ │ - vstrgt s15, [r5] │ │ │ │ - strgt r2, [r6] │ │ │ │ + ble 2d9f8 │ │ │ │ + mov r2, #1 │ │ │ │ + vstr s15, [r5] │ │ │ │ + str r2, [r6] │ │ │ │ + ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 2d7e4 │ │ │ │ - ldr r2, [pc, #392] @ 2d944 │ │ │ │ - add ip, r3, #1 │ │ │ │ - ldr r3, [r8, r2] │ │ │ │ + beq 2da34 │ │ │ │ + ldr ip, [pc, #404] @ 2dba0 │ │ │ │ + add r2, r3, #1 │ │ │ │ mov r1, #1 │ │ │ │ - ldr r2, [r3] │ │ │ │ - ldr r3, [pc, #376] @ 2d948 │ │ │ │ - str r0, [sp, #4] │ │ │ │ + ldr r3, [pc, #396] @ 2dba4 │ │ │ │ + ldr ip, [r8, ip] │ │ │ │ + str r2, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ + str r0, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ - str ip, [sp] │ │ │ │ - bl 37eec │ │ │ │ + ldr r2, [ip] │ │ │ │ + bl 388cc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ mov r0, #1 │ │ │ │ - ldr r2, [pc, #344] @ 2d94c │ │ │ │ - ldr r3, [pc, #312] @ 2d930 │ │ │ │ + ldr r2, [pc, #356] @ 2dba8 │ │ │ │ + ldr r3, [pc, #324] @ 2db8c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 2d928 │ │ │ │ + bne 2db84 │ │ │ │ add sp, sp, #24 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ cmp r4, #0 │ │ │ │ strne r2, [r4] │ │ │ │ - bne 2d7e8 │ │ │ │ + bne 2da38 │ │ │ │ mov r0, r5 │ │ │ │ - b 2d7ec │ │ │ │ + b 2da3c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 2d8d0 │ │ │ │ + beq 2db3c │ │ │ │ ldr r0, [r6, #36] @ 0x24 │ │ │ │ mov r1, r2 │ │ │ │ - bl 103890 │ │ │ │ + bl 10ddec │ │ │ │ cmp r0, #0 │ │ │ │ - beq 2d920 │ │ │ │ + beq 2db7c │ │ │ │ str r0, [r4] │ │ │ │ - b 2d7e8 │ │ │ │ + b 2da38 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 2d8d0 │ │ │ │ + beq 2db3c │ │ │ │ ldr r3, [r7, #12] │ │ │ │ ldr r1, [r4] │ │ │ │ tst r3, #1 │ │ │ │ - beq 2d880 │ │ │ │ + beq 2dafc │ │ │ │ vmov s15, r1 │ │ │ │ - vldr d6, [r7, #16] │ │ │ │ - vcvt.f64.s32 d7, s15 │ │ │ │ - vcmpe.f64 d7, d6 │ │ │ │ + vldr d16, [r7, #16] │ │ │ │ + vcvt.f64.s32 d17, s15 │ │ │ │ + vcmpe.f64 d17, d16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi 2d8d8 │ │ │ │ - tst r3, #2 │ │ │ │ - beq 2d8a8 │ │ │ │ - vmov s13, r1 │ │ │ │ - vldr d7, [r7, #24] │ │ │ │ - vcvt.f64.s32 d6, s13 │ │ │ │ - vcmpe.f64 d6, d7 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcvtgt.s32.f64 s15, d7 │ │ │ │ - vmovgt r1, s15 │ │ │ │ - strgt r1, [r4] │ │ │ │ + bpl 2dafc │ │ │ │ + vcvt.s32.f64 s15, d16 │ │ │ │ + vmov r1, s15 │ │ │ │ + vstr s15, [r4] │ │ │ │ sub r4, r1, r2 │ │ │ │ - b 2d744 │ │ │ │ + b 2d990 │ │ │ │ mvn r0, #1 │ │ │ │ - b 2d7ec │ │ │ │ - cmp r4, #0 │ │ │ │ - ble 2d8e8 │ │ │ │ - ldr r3, [pc, #136] @ 2d950 │ │ │ │ + b 2da3c │ │ │ │ + tst r3, #2 │ │ │ │ + beq 2daec │ │ │ │ + vmov s15, r1 │ │ │ │ + vldr d16, [r7, #24] │ │ │ │ + vcvt.f64.s32 d17, s15 │ │ │ │ + vcmpe.f64 d17, d16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + ble 2daec │ │ │ │ + b 2dae0 │ │ │ │ + cmp r4, #0 │ │ │ │ + ble 2db44 │ │ │ │ + movw r3, #27432 @ 0x6b28 │ │ │ │ + movt r3, #20078 @ 0x4e6e │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r3, [r5] │ │ │ │ - b 2d7e4 │ │ │ │ + b 2da34 │ │ │ │ mov r0, r4 │ │ │ │ - b 2d7ec │ │ │ │ - vcvt.s32.f64 s15, d6 │ │ │ │ - vmov r1, s15 │ │ │ │ - vstr s15, [r4] │ │ │ │ - b 2d8a8 │ │ │ │ - ldr r3, [pc, #84] @ 2d944 │ │ │ │ - ldr r0, [pc, #96] @ 2d954 │ │ │ │ - ldr r3, [r8, r3] │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [r3] │ │ │ │ - ldr r3, [pc, #84] @ 2d958 │ │ │ │ + b 2da3c │ │ │ │ + ldr r0, [pc, #84] @ 2dba0 │ │ │ │ mov r1, #1 │ │ │ │ - str r0, [sp, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #88] @ 2dbac │ │ │ │ + ldr r3, [pc, #88] @ 2dbb0 │ │ │ │ + ldr ip, [r8, r0] │ │ │ │ mov r0, r1 │ │ │ │ + add r2, pc, r2 │ │ │ │ str r7, [sp] │ │ │ │ - bl 37eec │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr r2, [ip] │ │ │ │ + bl 388cc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - b 2d7e4 │ │ │ │ + b 2da34 │ │ │ │ mvn r0, #0 │ │ │ │ - b 2d7ec │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eorseq r0, r1, r0, lsl ip │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - ldrsbteq r0, [r1], -ip │ │ │ │ - andseq r8, sp, r5, asr #31 │ │ │ │ - ldrdeq r1, [r0], -r0 │ │ │ │ - andeq r1, r0, r4, asr #18 │ │ │ │ - andeq r1, r0, r8, lsl fp │ │ │ │ - andseq r9, r9, r4, lsr #21 │ │ │ │ - eorseq r0, r1, ip, asr #21 │ │ │ │ - vmulmi.f64 d22, d14, d24 │ │ │ │ - mulseq r9, r4, r9 │ │ │ │ - andseq r9, r9, ip, ror #18 │ │ │ │ + b 2da3c │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eorseq r0, r3, r8, asr #19 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + ldrhteq r0, [r3], -r8 │ │ │ │ + andseq sl, lr, r9, asr #31 │ │ │ │ + @ instruction: 0x000018bc │ │ │ │ + andeq r1, r0, r0, lsr r9 │ │ │ │ + andeq r1, r0, r4, lsl #22 │ │ │ │ + andseq fp, sl, r8, lsr #21 │ │ │ │ + eorseq r0, r3, ip, lsl #17 │ │ │ │ + andseq fp, sl, ip, ror r9 │ │ │ │ + andseq fp, sl, r0, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ - ldr ip, [pc, #304] @ 2daac │ │ │ │ - cmp r2, #0 │ │ │ │ - add ip, pc, ip │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r1 │ │ │ │ - beq 2d9d8 │ │ │ │ + ldr ip, [pc, #312] @ 2dd1c │ │ │ │ + cmp r2, #0 │ │ │ │ + add ip, pc, ip │ │ │ │ + beq 2dc44 │ │ │ │ cmp r1, #2 │ │ │ │ - beq 2d9f8 │ │ │ │ + beq 2dc64 │ │ │ │ sub r3, r1, #4 │ │ │ │ cmp r3, #1 │ │ │ │ - bhi 2da6c │ │ │ │ - ldr r3, [pc, #264] @ 2dab0 │ │ │ │ + bhi 2dcd8 │ │ │ │ + ldr r3, [pc, #280] @ 2dd20 │ │ │ │ cmp r4, #0 │ │ │ │ - ldr r3, [ip, r3] │ │ │ │ - vldrne d6, [r4] │ │ │ │ - vldr s14, [r3] │ │ │ │ - vmoveq.f64 d6, #36 @ 0x41200000 10.0 │ │ │ │ + vldrne d17, [r4] │ │ │ │ + vmoveq.f64 d17, #36 @ 0x41200000 10.0 │ │ │ │ cmp r5, #4 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - vnegne.f64 d6, d6 │ │ │ │ + ldr r3, [ip, r3] │ │ │ │ + vnegne.f64 d17, d17 │ │ │ │ + vldr s15, [r3] │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ + vadd.f64 d16, d16, d17 │ │ │ │ + vcvt.f32.f64 s15, d16 │ │ │ │ + vstr s15, [r3] │ │ │ │ mov r0, #1 │ │ │ │ - vadd.f64 d7, d7, d6 │ │ │ │ - vcvt.f32.f64 s14, d7 │ │ │ │ - vstr s14, [r3] │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r0, [r3, #40] @ 0x28 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 2daa4 │ │ │ │ + beq 2dd14 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 2daa4 │ │ │ │ + beq 2dd14 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 2da84 │ │ │ │ + bne 2dcfc │ │ │ │ cmp r4, #0 │ │ │ │ - beq 2da9c │ │ │ │ + moveq r0, r4 │ │ │ │ + beq 2dc34 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ - vldr d7, [r4] │ │ │ │ + vldr d16, [r4] │ │ │ │ tst r3, #1 │ │ │ │ - beq 2da50 │ │ │ │ - vldr d6, [r6, #16] │ │ │ │ - vcmpe.f64 d6, d7 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ble 2da50 │ │ │ │ - vmov.f64 d7, d6 │ │ │ │ - vstr d6, [r4] │ │ │ │ - ldr r3, [pc, #132] @ 2dab4 │ │ │ │ - vcvt.f32.f64 s14, d7 │ │ │ │ - ldr r2, [ip, r3] │ │ │ │ - ldr r3, [pc, #116] @ 2dab0 │ │ │ │ + beq 2dcbc │ │ │ │ + vldr d17, [r6, #16] │ │ │ │ + vcmpe.f64 d17, d16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + ble 2dcbc │ │ │ │ + vmov.f64 d16, d17 │ │ │ │ + vstr d17, [r4] │ │ │ │ + ldr r2, [pc, #132] @ 2dd24 │ │ │ │ mov r1, #1 │ │ │ │ + vcvt.f32.f64 s15, d16 │ │ │ │ + ldr r3, [pc, #116] @ 2dd20 │ │ │ │ + ldr r2, [ip, r2] │ │ │ │ str r1, [r2] │ │ │ │ ldr r3, [ip, r3] │ │ │ │ - mov r0, #1 │ │ │ │ - vstr s14, [r3] │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + vstr s15, [r3] │ │ │ │ + b 2dc30 │ │ │ │ tst r3, #2 │ │ │ │ - beq 2da28 │ │ │ │ - vldr d6, [r6, #24] │ │ │ │ - vcmpe.f64 d6, d7 │ │ │ │ + beq 2dc98 │ │ │ │ + vldr d17, [r6, #24] │ │ │ │ + vcmpe.f64 d17, d16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bpl 2da28 │ │ │ │ - b 2da20 │ │ │ │ + bpl 2dc98 │ │ │ │ + b 2dc90 │ │ │ │ vldr d0, [r2, #32] │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ + ldrd r4, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - b 332d4 │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ + add sp, sp, #16 │ │ │ │ + b 33850 │ │ │ │ sub r1, r1, #4 │ │ │ │ cmp r1, #1 │ │ │ │ - bls 2d9a0 │ │ │ │ + bls 2dc00 │ │ │ │ ldr r1, [r3, #48] @ 0x30 │ │ │ │ - bl 38afc │ │ │ │ - b 2da70 │ │ │ │ - mov r0, r4 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + bl 3955c │ │ │ │ + b 2dcdc │ │ │ │ mvn r0, #0 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - eorseq r0, r1, r4, asr #18 │ │ │ │ - ldrdeq r1, [r0], -r0 │ │ │ │ - andeq r1, r0, r4, asr #18 │ │ │ │ + b 2dc34 │ │ │ │ + eorseq r0, r3, ip, ror #13 │ │ │ │ + @ instruction: 0x000018bc │ │ │ │ + andeq r1, r0, r0, lsr r9 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 2dadc │ │ │ │ + beq 2dd4c │ │ │ │ vldr d0, [r3, #40] @ 0x28 │ │ │ │ - vldr d7, [pc, #24] @ 2dae8 │ │ │ │ - vcmp.f64 d0, d7 │ │ │ │ + vldr d16, [pc, #24] @ 2dd58 │ │ │ │ + vcmp.f64 d0, d16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq 2dadc │ │ │ │ - b 332d4 │ │ │ │ + beq 2dd4c │ │ │ │ + b 33850 │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ nop {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ mvngt r0, #0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ - ldr r7, [pc, #332] @ 2dc58 │ │ │ │ + ldr r7, [pc, #360] @ 2def0 │ │ │ │ cmp r3, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ - beq 2dc48 │ │ │ │ + beq 2dee0 │ │ │ │ cmp r1, #2 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ - beq 2dbe8 │ │ │ │ + beq 2de84 │ │ │ │ sub r2, r1, #4 │ │ │ │ - cmp r2, #1 │ │ │ │ mov r0, r3 │ │ │ │ - bhi 2dbb0 │ │ │ │ - bl 102d18 │ │ │ │ + cmp r2, #1 │ │ │ │ + bhi 2de3c │ │ │ │ + bl 10d238 │ │ │ │ cmp r4, #0 │ │ │ │ moveq r3, #10 │ │ │ │ ldrne r3, [r4] │ │ │ │ cmp r5, #4 │ │ │ │ rsbne r3, r3, #0 │ │ │ │ + ldr r2, [r6, #12] │ │ │ │ add r0, r0, r3 │ │ │ │ vmov s15, r0 │ │ │ │ - ldr r2, [r6, #12] │ │ │ │ tst r2, #1 │ │ │ │ - vcvt.f64.s32 d7, s15 │ │ │ │ - beq 2dbcc │ │ │ │ - vldr d6, [r6, #16] │ │ │ │ - vcmpe.f64 d6, d7 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ble 2dbcc │ │ │ │ - vcvt.s32.f64 s12, d6 │ │ │ │ - vcvt.f64.s32 d7, s12 │ │ │ │ - vldr d5, [pc, #200] @ 2dc50 │ │ │ │ - ldr r2, [pc, #208] @ 2dc5c │ │ │ │ - ldr r3, [pc, #208] @ 2dc60 │ │ │ │ - ldr r2, [r7, r2] │ │ │ │ - vdiv.f64 d6, d7, d5 │ │ │ │ + vcvt.f64.s32 d16, s15 │ │ │ │ + beq 2de68 │ │ │ │ + vldr d17, [r6, #16] │ │ │ │ + vcmpe.f64 d17, d16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + ble 2de68 │ │ │ │ + vcvt.s32.f64 s15, d17 │ │ │ │ + vcvt.f64.s32 d16, s15 │ │ │ │ + vldr d18, [pc, #228] @ 2dee8 │ │ │ │ mov r1, #3 │ │ │ │ + mov r0, #1 │ │ │ │ + ldr r2, [pc, #228] @ 2def4 │ │ │ │ + ldr r3, [pc, #228] @ 2def8 │ │ │ │ + vdiv.f64 d17, d16, d18 │ │ │ │ + ldr r2, [r7, r2] │ │ │ │ str r1, [r2] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - mov r0, #1 │ │ │ │ - vcvt.f32.f64 s12, d6 │ │ │ │ - vstr s12, [r3] │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - bl 102d18 │ │ │ │ + vcvt.f32.f64 s15, d17 │ │ │ │ + vstr s15, [r3] │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + bl 10d238 │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + mov r3, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ - mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ - pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 32cf4 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr lr, [sp, #20] │ │ │ │ + add sp, sp, #24 │ │ │ │ + b 33200 │ │ │ │ tst r2, #2 │ │ │ │ - beq 2db80 │ │ │ │ - vldr d6, [r6, #24] │ │ │ │ - vcmpe.f64 d6, d7 │ │ │ │ + beq 2ddfc │ │ │ │ + vldr d17, [r6, #24] │ │ │ │ + vcmpe.f64 d17, d16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bpl 2db80 │ │ │ │ - b 2db78 │ │ │ │ + bpl 2ddfc │ │ │ │ + b 2ddf4 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 2dc40 │ │ │ │ + moveq r0, r2 │ │ │ │ + beq 2de28 │ │ │ │ vldr s15, [r2] │ │ │ │ - ldr r3, [r0, #12] │ │ │ │ + ldr r3, [r6, #12] │ │ │ │ + vcvt.f64.s32 d16, s15 │ │ │ │ tst r3, #1 │ │ │ │ - vcvt.f64.s32 d7, s15 │ │ │ │ - beq 2dc24 │ │ │ │ - vldr d6, [r0, #16] │ │ │ │ - vcmpe.f64 d6, d7 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ble 2dc24 │ │ │ │ - vcvt.s32.f64 s12, d6 │ │ │ │ - vcvt.f64.s32 d7, s12 │ │ │ │ - vstr s12, [r4] │ │ │ │ - b 2db80 │ │ │ │ + beq 2dec4 │ │ │ │ + vldr d17, [r6, #16] │ │ │ │ + vcmpe.f64 d17, d16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + ble 2dec4 │ │ │ │ + vcvt.s32.f64 s15, d17 │ │ │ │ + vcvt.f64.s32 d16, s15 │ │ │ │ + vstr s15, [r4] │ │ │ │ + b 2ddfc │ │ │ │ tst r3, #2 │ │ │ │ - beq 2db80 │ │ │ │ - vldr d6, [r6, #24] │ │ │ │ - vcmpe.f64 d6, d7 │ │ │ │ + beq 2ddfc │ │ │ │ + vldr d17, [r6, #24] │ │ │ │ + vcmpe.f64 d17, d16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bpl 2db80 │ │ │ │ - b 2dc14 │ │ │ │ - mov r0, r2 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ + bpl 2ddfc │ │ │ │ + b 2deb4 │ │ │ │ mvn r0, #0 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ + b 2de28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subsmi r0, r9, r0 │ │ │ │ - ldrhteq r0, [r1], -r4 │ │ │ │ - andeq r1, r0, r4, asr #18 │ │ │ │ - ldrdeq r1, [r0], -r0 │ │ │ │ + eorseq r0, r3, r8, asr #10 │ │ │ │ + andeq r1, r0, r0, lsr r9 │ │ │ │ + @ instruction: 0x000018bc │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 2dcc0 │ │ │ │ + beq 2df78 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ - bl 102b28 │ │ │ │ - vcvt.s32.f64 s14, d0 │ │ │ │ - vmov r3, s14 │ │ │ │ + bl 10d04c │ │ │ │ + vcvt.s32.f64 s15, d0 │ │ │ │ + vmov r3, s15 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 2dcb8 │ │ │ │ + beq 2df64 │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - b 332d4 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #16 │ │ │ │ + b 33850 │ │ │ │ + ldrd r4, [sp] │ │ │ │ mvn r0, #0 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ - ldr ip, [r0, #132] @ 0x84 │ │ │ │ mov r8, r2 │ │ │ │ - cmp ip, r2 │ │ │ │ - movge r2, #0 │ │ │ │ - movlt r2, #1 │ │ │ │ - orrs sl, r2, r8, lsr #31 │ │ │ │ - ldr r2, [pc, #496] @ 2dee8 │ │ │ │ + ldr r2, [pc, #556] @ 2e1d8 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ + mov r3, r1 │ │ │ │ + ldr ip, [r0, #132] @ 0x84 │ │ │ │ add r2, pc, r2 │ │ │ │ + cmp ip, r8 │ │ │ │ str r2, [sp, #8] │ │ │ │ - mov r3, r1 │ │ │ │ - bne 2de88 │ │ │ │ + movge r2, #0 │ │ │ │ + movlt r2, #1 │ │ │ │ + orrs sl, r2, r8, lsr #31 │ │ │ │ + bne 2e150 │ │ │ │ sub r1, ip, r8 │ │ │ │ cmp r1, r3 │ │ │ │ - blt 2de88 │ │ │ │ + blt 2e150 │ │ │ │ add fp, r3, r8 │ │ │ │ add r2, r0, #148 @ 0x94 │ │ │ │ cmp r3, fp │ │ │ │ mov r9, r0 │ │ │ │ add r7, r0, #660 @ 0x294 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bge 2ddcc │ │ │ │ - ldr r2, [pc, #436] @ 2deec │ │ │ │ + bge 2e098 │ │ │ │ + ldr r2, [pc, #476] @ 2e1dc │ │ │ │ add r5, r3, #36 @ 0x24 │ │ │ │ - add r6, r0, r5, lsl #2 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r5, r6 │ │ │ │ mov r4, r3 │ │ │ │ - add r6, r6, #512 @ 0x200 │ │ │ │ - mov r9, r2 │ │ │ │ + lsl r5, r5, #2 │ │ │ │ str ip, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ + add r6, r5, #512 @ 0x200 │ │ │ │ + add r5, r0, r5 │ │ │ │ str r0, [sp, #24] │ │ │ │ + add r6, r0, r6 │ │ │ │ str r3, [sp, #28] │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r9, r2 │ │ │ │ ldr r7, [r6, #4]! │ │ │ │ add r4, r4, #1 │ │ │ │ ldr r0, [r7, #4] │ │ │ │ - bl aae84 │ │ │ │ + bl b0ca0 │ │ │ │ + mov ip, r0 │ │ │ │ mov r1, #5 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r9 │ │ │ │ - mov ip, r0 │ │ │ │ - str ip, [sp] │ │ │ │ mov r0, #1 │ │ │ │ - bl ab6e0 │ │ │ │ + str ip, [sp] │ │ │ │ + bl b155c │ │ │ │ mov r0, r7 │ │ │ │ - bl 16f4c0 │ │ │ │ + bl 17e010 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str sl, [r6] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 2dda8 │ │ │ │ - bl 22358 │ │ │ │ + beq 2e074 │ │ │ │ + bl 222b4 │ │ │ │ cmp r4, fp │ │ │ │ str sl, [r5] │ │ │ │ - bne 2dd60 │ │ │ │ - ldr r9, [sp, #24] │ │ │ │ + bne 2e02c │ │ │ │ ldr ip, [sp, #16] │ │ │ │ - ldr r1, [r9, #132] @ 0x84 │ │ │ │ + ldr r9, [sp, #24] │ │ │ │ ldr r7, [sp, #20] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ + ldr r1, [r9, #132] @ 0x84 │ │ │ │ sub r1, r1, r8 │ │ │ │ ldr r2, [r9, #120] @ 0x78 │ │ │ │ cmp r1, #0 │ │ │ │ sub r4, ip, fp │ │ │ │ + lsl r6, r3, #2 │ │ │ │ + str r1, [r9, #132] @ 0x84 │ │ │ │ + lsl r5, fp, #2 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + lsl sl, r4, #2 │ │ │ │ + add r0, r7, r6 │ │ │ │ + add r1, r7, r5 │ │ │ │ sub r2, r2, r8 │ │ │ │ - lsl r6, r4, #2 │ │ │ │ str r2, [r9, #120] @ 0x78 │ │ │ │ movle r2, #0 │ │ │ │ strle r2, [r9, #136] @ 0x88 │ │ │ │ - add r0, r7, r3, lsl #2 │ │ │ │ - mov r2, r6 │ │ │ │ - str r1, [r9, #132] @ 0x84 │ │ │ │ - add r1, r7, fp, lsl #2 │ │ │ │ - lsl sl, r3, #2 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - bl 23d8c │ │ │ │ + mov r2, sl │ │ │ │ + bl 23cc4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, #0 │ │ │ │ add r4, r3, r4 │ │ │ │ - add r0, r7, r4, lsl #2 │ │ │ │ + lsl r4, r4, #2 │ │ │ │ + add r0, r7, r4 │ │ │ │ lsl r7, r8, #2 │ │ │ │ mov r2, r7 │ │ │ │ - bl 24368 │ │ │ │ + bl 242a0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ - lsl r5, fp, #2 │ │ │ │ + mov r2, sl │ │ │ │ add r1, r3, r5 │ │ │ │ - add r0, r3, sl │ │ │ │ + add r0, r3, r6 │ │ │ │ mov r5, r3 │ │ │ │ - mov r2, r6 │ │ │ │ - lsl r4, r4, #2 │ │ │ │ - bl 23d8c │ │ │ │ + bl 23cc4 │ │ │ │ mov r2, r7 │ │ │ │ add r0, r5, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 24368 │ │ │ │ - ldr r2, [r9, #128] @ 0x80 │ │ │ │ + bl 242a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ + ldr r2, [r9, #128] @ 0x80 │ │ │ │ cmp r2, r3 │ │ │ │ - blt 2dea0 │ │ │ │ + blt 2e168 │ │ │ │ cmp r2, fp │ │ │ │ - blt 2dea8 │ │ │ │ + blt 2e184 │ │ │ │ ldr r3, [r9, #124] @ 0x7c │ │ │ │ sub r2, r2, r8 │ │ │ │ - sub r3, r3, r8 │ │ │ │ str r2, [r9, #128] @ 0x80 │ │ │ │ + sub r3, r3, r8 │ │ │ │ str r3, [r9, #124] @ 0x7c │ │ │ │ - add sp, sp, #36 @ 0x24 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r2, [pc, #96] @ 2def0 │ │ │ │ + b 2e168 │ │ │ │ + ldr r2, [pc, #136] @ 2e1e0 │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, r1 │ │ │ │ str r8, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + mvn r0, #1 │ │ │ │ + ldr r2, [pc, #84] @ 2e1e4 │ │ │ │ + mov r1, #0 │ │ │ │ + str r0, [r9, #124] @ 0x7c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - ldr r2, [pc, #64] @ 2def4 │ │ │ │ - mvn r3, #1 │ │ │ │ - str r3, [r9, #124] @ 0x7c │ │ │ │ - ldr r3, [pc, #56] @ 2def8 │ │ │ │ - ldr r1, [r0, r2] │ │ │ │ - mov r2, #0 │ │ │ │ - str r2, [r1] │ │ │ │ + ldr r3, [pc, #72] @ 2e1e8 │ │ │ │ + ldr r2, [r0, r2] │ │ │ │ + str r1, [r2] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ - ldr r0, [pc, #40] @ 2defc │ │ │ │ - str r2, [r3] │ │ │ │ + ldr r0, [pc, #60] @ 2e1ec │ │ │ │ + str r1, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 3a5e0 │ │ │ │ + bl 3b1d4 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 3b164 │ │ │ │ - eorseq r0, r1, r8, asr #11 │ │ │ │ - andseq r9, r9, r4, lsl #11 │ │ │ │ - andseq r9, r9, r0, lsl #8 │ │ │ │ - ldrdeq r1, [r0], -ip │ │ │ │ - @ instruction: 0x000016b0 │ │ │ │ - andseq r9, r9, r4, lsl r4 │ │ │ │ - push {r4, lr} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + ldr lr, [sp, #32] │ │ │ │ + add sp, sp, #36 @ 0x24 │ │ │ │ + b 3bdc8 │ │ │ │ + eorseq r0, r3, ip, lsl r3 │ │ │ │ + andseq fp, sl, ip, ror #9 │ │ │ │ + andseq fp, sl, r0, lsl #7 │ │ │ │ + andeq r1, r0, r8, asr #17 │ │ │ │ + muleq r0, ip, r6 │ │ │ │ + andseq fp, sl, r8, lsl #7 │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ movw r1, #3160 @ 0xc58 │ │ │ │ + str lr, [sp, #4] │ │ │ │ ldr lr, [r0, #36] @ 0x24 │ │ │ │ - ldr r4, [pc, #212] @ 2dfe8 │ │ │ │ + ldr r4, [pc, #244] @ 2e2fc │ │ │ │ add r3, lr, #2128 @ 0x850 │ │ │ │ cmp lr, #0 │ │ │ │ - add r4, pc, r4 │ │ │ │ add r3, r3, #8 │ │ │ │ - bne 2df90 │ │ │ │ + add r4, pc, r4 │ │ │ │ + bne 2e260 │ │ │ │ add r3, r3, #4 │ │ │ │ cmp r3, r1 │ │ │ │ - bne 2df24 │ │ │ │ + bne 2e218 │ │ │ │ mov ip, #0 │ │ │ │ - ldr r3, [r0, #144] @ 0x90 │ │ │ │ ldr r1, [r0, #124] @ 0x7c │ │ │ │ + ldr r3, [r0, #144] @ 0x90 │ │ │ │ cmp r3, ip │ │ │ │ ldrd r2, [r0, #136] @ 0x88 │ │ │ │ strlt ip, [r0, #144] @ 0x90 │ │ │ │ + cmn r1, #1 │ │ │ │ add r3, r3, r2 │ │ │ │ ldr r2, [r0, #144] @ 0x90 │ │ │ │ - cmn r1, #1 │ │ │ │ add r1, r2, r3 │ │ │ │ str r1, [r0, #120] @ 0x78 │ │ │ │ - popne {r4, pc} │ │ │ │ - cmp lr, #0 │ │ │ │ - beq 2dfd0 │ │ │ │ - ldr r1, [lr, #84] @ 0x54 │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 2dfd0 │ │ │ │ - ldr r1, [r1, #84] @ 0x54 │ │ │ │ - cmp r1, #0 │ │ │ │ - blt 2dfd0 │ │ │ │ - cmp r2, r1 │ │ │ │ - addgt r1, r1, r3 │ │ │ │ - strgt r1, [r0, #124] @ 0x7c │ │ │ │ - pop {r4, pc} │ │ │ │ + beq 2e2a0 │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ add r1, lr, r1 │ │ │ │ mov ip, #0 │ │ │ │ ldr r2, [r3] │ │ │ │ add r3, r3, #4 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 2dfc4 │ │ │ │ + beq 2e294 │ │ │ │ cmp r1, r3 │ │ │ │ add ip, ip, #1 │ │ │ │ - beq 2df34 │ │ │ │ + beq 2e228 │ │ │ │ ldr r2, [r3] │ │ │ │ add r3, r3, #4 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 2dfa8 │ │ │ │ + bne 2e278 │ │ │ │ cmp r1, r3 │ │ │ │ - bne 2df98 │ │ │ │ - b 2df34 │ │ │ │ - ldr r1, [pc, #20] @ 2dfec │ │ │ │ + bne 2e268 │ │ │ │ + b 2e228 │ │ │ │ + cmp lr, #0 │ │ │ │ + beq 2e2d8 │ │ │ │ + ldr r1, [lr, #84] @ 0x54 │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 2e2d8 │ │ │ │ + ldr r1, [r1, #84] @ 0x54 │ │ │ │ + cmp r1, #0 │ │ │ │ + blt 2e2d8 │ │ │ │ + cmp r2, r1 │ │ │ │ + addgt r1, r1, r3 │ │ │ │ + strgt r1, [r0, #124] @ 0x7c │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r1, [pc, #32] @ 2e300 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ - bge 2df80 │ │ │ │ - pop {r4, pc} │ │ │ │ - eorseq r0, r1, r8, lsr #7 │ │ │ │ - andeq r1, r0, ip, lsl sl │ │ │ │ + blt 2e254 │ │ │ │ + cmp r2, r1 │ │ │ │ + addgt r1, r1, r3 │ │ │ │ + strgt r1, [r0, #124] @ 0x7c │ │ │ │ + b 2e2cc │ │ │ │ + eorseq r0, r3, r0, asr #1 │ │ │ │ + andeq r1, r0, r8, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr lr, [pc, #156] @ 2e0a4 │ │ │ │ - ldr r3, [pc, #156] @ 2e0a8 │ │ │ │ + ldr lr, [pc, #180] @ 2e3d8 │ │ │ │ + sub sp, sp, #8 │ │ │ │ + ldr r3, [pc, #176] @ 2e3dc │ │ │ │ add lr, pc, lr │ │ │ │ ldr r5, [lr, r3] │ │ │ │ - sub sp, sp, #8 │ │ │ │ ldr r6, [r5] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 2e09c │ │ │ │ + beq 2e3d0 │ │ │ │ cmp r1, #2 │ │ │ │ mov r4, r0 │ │ │ │ mov ip, r1 │ │ │ │ mov r3, r2 │ │ │ │ - beq 2e08c │ │ │ │ + beq 2e3c0 │ │ │ │ sub r6, r1, #4 │ │ │ │ cmp r6, #1 │ │ │ │ - bhi 2e074 │ │ │ │ + bhi 2e39c │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #96] @ 2e0ac │ │ │ │ + ldr r3, [pc, #120] @ 2e3e0 │ │ │ │ mov r0, r4 │ │ │ │ - ldr r4, [lr, r3] │ │ │ │ mov r1, ip │ │ │ │ + ldr r4, [lr, r3] │ │ │ │ mov r3, r4 │ │ │ │ - bl 32f44 │ │ │ │ + bl 33474 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r1, [r4] │ │ │ │ - bl 162510 │ │ │ │ + bl 170920 │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - ldr r3, [pc, #48] @ 2e0ac │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r3, [pc, #60] @ 2e3e0 │ │ │ │ ldr r3, [lr, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #8 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - b 32f44 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ + add sp, sp, #16 │ │ │ │ + b 33474 │ │ │ │ cmp r2, #0 │ │ │ │ moveq r0, r2 │ │ │ │ - bne 2e040 │ │ │ │ - b 2e06c │ │ │ │ + bne 2e35c │ │ │ │ + b 2e388 │ │ │ │ mvn r0, #0 │ │ │ │ - b 2e06c │ │ │ │ - ldrhteq r0, [r1], -r8 │ │ │ │ - andeq r1, r0, r8, lsr #14 │ │ │ │ - andeq r1, r0, ip, ror #12 │ │ │ │ + b 2e388 │ │ │ │ + eorseq pc, r2, r8, lsr #31 │ │ │ │ + andeq r1, r0, r4, lsl r7 │ │ │ │ + andeq r1, r0, r8, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r3, #44] @ 0x2c │ │ │ │ - ldr ip, [pc, #152] @ 2e164 │ │ │ │ - cmp r3, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ + ldr ip, [pc, #164] @ 2e4ac │ │ │ │ + cmp r3, #0 │ │ │ │ add ip, pc, ip │ │ │ │ - beq 2e15c │ │ │ │ + beq 2e4a4 │ │ │ │ cmp r1, #1 │ │ │ │ - bne 2e12c │ │ │ │ + bne 2e46c │ │ │ │ cmp r2, #0 │ │ │ │ mov r4, r2 │ │ │ │ moveq r0, r2 │ │ │ │ - beq 2e124 │ │ │ │ - ldr r3, [pc, #112] @ 2e168 │ │ │ │ + beq 2e45c │ │ │ │ + ldr r3, [pc, #128] @ 2e4b0 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #1 │ │ │ │ - beq 2e150 │ │ │ │ + beq 2e498 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 2e144 │ │ │ │ - ldr r0, [pc, #88] @ 2e16c │ │ │ │ + beq 2e48c │ │ │ │ + ldr r0, [pc, #104] @ 2e4b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 21f74 │ │ │ │ + bl 21edc │ │ │ │ mov r3, r0 │ │ │ │ mov r0, #1 │ │ │ │ str r3, [r4] │ │ │ │ add sp, sp, #8 │ │ │ │ - pop {r4, pc} │ │ │ │ - ldr r3, [pc, #52] @ 2e168 │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r3, [pc, #60] @ 2e4b0 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #8 │ │ │ │ - pop {r4, lr} │ │ │ │ - b 32e48 │ │ │ │ - ldr r0, [pc, #36] @ 2e170 │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + add sp, sp, #8 │ │ │ │ + b 33358 │ │ │ │ + ldr r0, [pc, #36] @ 2e4b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 2e114 │ │ │ │ - ldr r0, [pc, #28] @ 2e174 │ │ │ │ + b 2e44c │ │ │ │ + ldr r0, [pc, #28] @ 2e4bc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 2e114 │ │ │ │ + b 2e44c │ │ │ │ mvn r0, #0 │ │ │ │ - b 2e124 │ │ │ │ - ldrshteq r0, [r1], -r0 │ │ │ │ - andeq r1, r0, r4, lsl #17 │ │ │ │ - andseq r8, r9, ip, ror #31 │ │ │ │ - andseq r9, r9, ip, lsr #3 │ │ │ │ - @ instruction: 0x001a64bc │ │ │ │ + b 2e45c │ │ │ │ + eorseq pc, r2, r8, asr #29 │ │ │ │ + andeq r1, r0, r0, ror r8 │ │ │ │ + andseq sl, sl, r4, lsl #30 │ │ │ │ + ldrheq fp, [sl], -r4 │ │ │ │ + andseq r8, fp, r4, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr lr, [pc, #172] @ 2e23c │ │ │ │ - ldr ip, [pc, #172] @ 2e240 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr ip, [lr, ip] │ │ │ │ + ldr lr, [pc, #184] @ 2e598 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ + mov r6, r3 │ │ │ │ + ldr ip, [pc, #172] @ 2e59c │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [lr, ip] │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #4] │ │ │ │ mov ip, #0 │ │ │ │ - mov r6, r3 │ │ │ │ - bl 2ab0c │ │ │ │ + bl 2aa2c │ │ │ │ cmp r0, #1 │ │ │ │ mov r4, r0 │ │ │ │ - beq 2e1f0 │ │ │ │ - ldr r2, [pc, #124] @ 2e244 │ │ │ │ - ldr r3, [pc, #116] @ 2e240 │ │ │ │ + beq 2e54c │ │ │ │ + ldr r2, [pc, #136] @ 2e5a0 │ │ │ │ + ldr r3, [pc, #128] @ 2e59c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 2e238 │ │ │ │ + bne 2e594 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r3, [r6, #36] @ 0x24 │ │ │ │ + mov r2, sp │ │ │ │ ldr r1, [r5, #32] │ │ │ │ ldr r0, [r3, #3160] @ 0xc58 │ │ │ │ - mov r2, sp │ │ │ │ - bl c7528 │ │ │ │ + bl cebc8 │ │ │ │ cmp r0, #1 │ │ │ │ - bne 2e228 │ │ │ │ + bne 2e584 │ │ │ │ ldr r3, [sp] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 2e228 │ │ │ │ - ldr r0, [pc, #40] @ 2e248 │ │ │ │ + beq 2e584 │ │ │ │ + ldr r0, [pc, #40] @ 2e5a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 3ca58 │ │ │ │ - b 2e1c0 │ │ │ │ - ldr r0, [pc, #28] @ 2e24c │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 3ca58 │ │ │ │ - b 2e1c0 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eorseq r0, r1, r0, lsr r1 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - ldrshteq r0, [r1], -r8 │ │ │ │ - andseq sp, fp, r8, asr r8 │ │ │ │ - ldrsbeq r9, [r9], -r0 │ │ │ │ + bl 3d7ac │ │ │ │ + b 2e510 │ │ │ │ + ldr r0, [pc, #28] @ 2e5a8 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl 3d7ac │ │ │ │ + b 2e510 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eorseq pc, r2, r4, ror #27 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + ldrhteq pc, [r2], -r8 @ │ │ │ │ + andseq pc, ip, ip, asr #14 │ │ │ │ + andseq sl, sl, r4, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ + ldr r4, [pc, #268] @ 2e6dc │ │ │ │ ldr r6, [sp, #28] │ │ │ │ - ldr r4, [pc, #240] @ 2e35c │ │ │ │ - cmp r6, #0 │ │ │ │ - add r4, pc, r4 │ │ │ │ ldr r7, [sp, #24] │ │ │ │ - beq 2e354 │ │ │ │ + add r4, pc, r4 │ │ │ │ + cmp r6, #0 │ │ │ │ + beq 2e6d4 │ │ │ │ cmp r1, #2 │ │ │ │ - beq 2e2c4 │ │ │ │ + beq 2e650 │ │ │ │ sub ip, r1, #4 │ │ │ │ cmp ip, #1 │ │ │ │ - bhi 2e2b8 │ │ │ │ - ldr r2, [pc, #204] @ 2e360 │ │ │ │ + bhi 2e634 │ │ │ │ + ldr r2, [pc, #228] @ 2e6e0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 2e2b0 │ │ │ │ + bne 2e620 │ │ │ │ + mov r0, #1 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r2, [r6, #12] │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r3 │ │ │ │ blx r2 │ │ │ │ - mov r0, #1 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ + b 2e608 │ │ │ │ + ldrd r4, [sp] │ │ │ │ mov r3, r7 │ │ │ │ - pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 32f44 │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + ldr lr, [sp, #20] │ │ │ │ + add sp, sp, #24 │ │ │ │ + b 33474 │ │ │ │ cmp r2, #0 │ │ │ │ mov lr, r2 │ │ │ │ - beq 2e34c │ │ │ │ + moveq r0, r2 │ │ │ │ + beq 2e60c │ │ │ │ ldr r1, [r0, #12] │ │ │ │ + mov r5, r0 │ │ │ │ ldr r2, [r2] │ │ │ │ tst r1, #1 │ │ │ │ - mov r5, r0 │ │ │ │ - beq 2e320 │ │ │ │ + beq 2e6b0 │ │ │ │ vmov s15, r2 │ │ │ │ - vldr d6, [r0, #16] │ │ │ │ - vcvt.f64.s32 d7, s15 │ │ │ │ - vcmpe.f64 d7, d6 │ │ │ │ + vldr d16, [r0, #16] │ │ │ │ + vcvt.f64.s32 d17, s15 │ │ │ │ + vcmpe.f64 d17, d16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bpl 2e320 │ │ │ │ - vcvt.s32.f64 s15, d6 │ │ │ │ + bpl 2e6b0 │ │ │ │ + vcvt.s32.f64 s15, d16 │ │ │ │ vmov r2, s15 │ │ │ │ vstr s15, [lr] │ │ │ │ - subs r2, r2, #0 │ │ │ │ ldr r1, [r7] │ │ │ │ + subs r2, r2, #0 │ │ │ │ movne r2, #1 │ │ │ │ cmp r1, r2 │ │ │ │ - bne 2e28c │ │ │ │ - b 2e2b0 │ │ │ │ + bne 2e5f4 │ │ │ │ + b 2e608 │ │ │ │ tst r1, #2 │ │ │ │ - beq 2e308 │ │ │ │ - vmov s13, r2 │ │ │ │ - vldr d7, [r5, #24] │ │ │ │ - vcvt.f64.s32 d6, s13 │ │ │ │ - vcmpe.f64 d6, d7 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcvtgt.s32.f64 s15, d7 │ │ │ │ - vmovgt r2, s15 │ │ │ │ - strgt r2, [lr] │ │ │ │ - b 2e308 │ │ │ │ - mov r0, r2 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ + beq 2e698 │ │ │ │ + vmov s15, r2 │ │ │ │ + vldr d16, [r5, #24] │ │ │ │ + vcvt.f64.s32 d17, s15 │ │ │ │ + vcmpe.f64 d17, d16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + ble 2e698 │ │ │ │ + b 2e68c │ │ │ │ mvn r0, #0 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - eorseq r0, r1, r4, asr r0 │ │ │ │ - muleq r0, ip, ip │ │ │ │ + b 2e60c │ │ │ │ + ldrshteq pc, [r2], -ip @ │ │ │ │ + andeq r1, r0, r8, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr ip, [pc, #44] @ 2e3a8 │ │ │ │ - ldr lr, [pc, #44] @ 2e3ac │ │ │ │ - sub sp, sp, #12 │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ - add ip, pc, ip │ │ │ │ + sub sp, sp, #12 │ │ │ │ + ldr ip, [pc, #32] @ 2e724 │ │ │ │ str r3, [sp, #4] │ │ │ │ - mov r3, ip │ │ │ │ - ldr ip, [ip, lr] │ │ │ │ - str ip, [sp] │ │ │ │ + ldr r3, [pc, #28] @ 2e728 │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr ip, [ip, r3] │ │ │ │ mov r3, #25 │ │ │ │ - bl 2e250 │ │ │ │ + str ip, [sp] │ │ │ │ + bl 2e5ac │ │ │ │ add sp, sp, #12 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - eorseq pc, r0, ip, lsr pc @ │ │ │ │ - andeq r1, r0, ip, ror r5 │ │ │ │ + eorseq pc, r2, r8, asr #23 │ │ │ │ + andeq r1, r0, r8, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr ip, [pc, #44] @ 2e3f4 │ │ │ │ - ldr lr, [pc, #44] @ 2e3f8 │ │ │ │ - sub sp, sp, #12 │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ - add ip, pc, ip │ │ │ │ + sub sp, sp, #12 │ │ │ │ + ldr ip, [pc, #32] @ 2e76c │ │ │ │ str r3, [sp, #4] │ │ │ │ - mov r3, ip │ │ │ │ - ldr ip, [ip, lr] │ │ │ │ - str ip, [sp] │ │ │ │ + ldr r3, [pc, #28] @ 2e770 │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr ip, [ip, r3] │ │ │ │ mov r3, #26 │ │ │ │ - bl 2e250 │ │ │ │ + str ip, [sp] │ │ │ │ + bl 2e5ac │ │ │ │ add sp, sp, #12 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrshteq pc, [r0], -r0 @ │ │ │ │ - andeq r1, r0, r0, lsl #17 │ │ │ │ + eorseq pc, r2, r0, lsl #23 │ │ │ │ + andeq r1, r0, ip, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr ip, [pc, #44] @ 2e440 │ │ │ │ - ldr lr, [pc, #44] @ 2e444 │ │ │ │ - sub sp, sp, #12 │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ - add ip, pc, ip │ │ │ │ + sub sp, sp, #12 │ │ │ │ + ldr ip, [pc, #32] @ 2e7b4 │ │ │ │ str r3, [sp, #4] │ │ │ │ - mov r3, ip │ │ │ │ - ldr ip, [ip, lr] │ │ │ │ - str ip, [sp] │ │ │ │ + ldr r3, [pc, #28] @ 2e7b8 │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr ip, [ip, r3] │ │ │ │ mov r3, #27 │ │ │ │ - bl 2e250 │ │ │ │ + str ip, [sp] │ │ │ │ + bl 2e5ac │ │ │ │ add sp, sp, #12 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - eorseq pc, r0, r4, lsr #29 │ │ │ │ - muleq r0, r8, ip │ │ │ │ + eorseq pc, r2, r8, lsr fp @ │ │ │ │ + andeq r1, r0, r4, lsl #25 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 2e608 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ + beq 2e990 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ + strd r4, [sp, #-28]! @ 0xffffffe4 │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + str lr, [sp, #24] │ │ │ │ vpush {d8} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r8, [r3, #32] │ │ │ │ sub sp, sp, #12 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 2e610 │ │ │ │ + beq 2e998 │ │ │ │ cmp r2, #0 │ │ │ │ mov r4, r2 │ │ │ │ moveq r0, r2 │ │ │ │ - beq 2e568 │ │ │ │ + beq 2e8e8 │ │ │ │ cmp r1, #0 │ │ │ │ - beq 2e5a0 │ │ │ │ + beq 2e930 │ │ │ │ cmp r1, #2 │ │ │ │ mvnne r0, #1 │ │ │ │ - bne 2e568 │ │ │ │ + bne 2e8e8 │ │ │ │ ldr r9, [r0, #12] │ │ │ │ + mov r5, r0 │ │ │ │ ldr r7, [r2] │ │ │ │ - tst r9, #1 │ │ │ │ ldr r6, [r2, #4] │ │ │ │ - mov r5, r0 │ │ │ │ - beq 2e574 │ │ │ │ - vldr d8, [r0, #16] │ │ │ │ - mov r1, r6 │ │ │ │ + tst r9, #1 │ │ │ │ + beq 2e904 │ │ │ │ mov r0, r7 │ │ │ │ - blx 1c6ad0 │ │ │ │ - vmov d7, r0, r1 │ │ │ │ - vcmpe.f64 d7, d8 │ │ │ │ + mov r1, r6 │ │ │ │ + blx 1d8d18 │ │ │ │ + vmov d16, r0, r1 │ │ │ │ + vldr d8, [r5, #16] │ │ │ │ + vcmpe.f64 d16, d8 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bpl 2e574 │ │ │ │ + bpl 2e904 │ │ │ │ vmov r0, r1, d8 │ │ │ │ - blx 1c6e4c │ │ │ │ + blx 1d9094 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r0 │ │ │ │ str r0, [r4] │ │ │ │ str r1, [r4, #4] │ │ │ │ - ldr r2, [pc, #292] @ 2e618 │ │ │ │ + ldr r2, [pc, #300] @ 2e9a0 │ │ │ │ mov r1, #8 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #7 │ │ │ │ str r7, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ cmp r6, #0 │ │ │ │ - blt 2e5e0 │ │ │ │ + blt 2e968 │ │ │ │ ldr r1, [r8, #44] @ 0x2c │ │ │ │ ldr r3, [r8, #48] @ 0x30 │ │ │ │ - cmp r1, #0 │ │ │ │ ldr r2, [r8, #52] @ 0x34 │ │ │ │ - bne 2e530 │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 2e8b0 │ │ │ │ cmp r2, r6 │ │ │ │ cmpeq r3, r7 │ │ │ │ - beq 2e5c8 │ │ │ │ + beq 2e958 │ │ │ │ cmp r7, r3 │ │ │ │ sbcs r0, r6, r2 │ │ │ │ - bge 2e554 │ │ │ │ + bge 2e8d4 │ │ │ │ subs r3, r3, r1 │ │ │ │ sbc r2, r2, #0 │ │ │ │ subs r3, r7, r3 │ │ │ │ sbc r2, r6, r2 │ │ │ │ cmp r2, #0 │ │ │ │ - bge 2e5d8 │ │ │ │ + bge 2e960 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r8 │ │ │ │ - bl 1b6a94 │ │ │ │ + bl 1c8ac4 │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ vpop {d8} │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + add sp, sp, #24 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ tst r9, #2 │ │ │ │ - beq 2e4ec │ │ │ │ + beq 2e86c │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ - blx 1c6ad0 │ │ │ │ + blx 1d8d18 │ │ │ │ + vmov d16, r0, r1 │ │ │ │ vldr d8, [r5, #24] │ │ │ │ - vmov d7, r0, r1 │ │ │ │ - vcmpe.f64 d7, d8 │ │ │ │ + vcmpe.f64 d16, d8 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble 2e4ec │ │ │ │ - b 2e4d4 │ │ │ │ + ble 2e86c │ │ │ │ + b 2e854 │ │ │ │ ldr r3, [r8, #40] @ 0x28 │ │ │ │ + ldr r1, [r8, #44] @ 0x2c │ │ │ │ ldr r0, [r8, #48] @ 0x30 │ │ │ │ ldr r2, [r8, #52] @ 0x34 │ │ │ │ - ldr r1, [r8, #44] @ 0x2c │ │ │ │ adds r3, r3, r0 │ │ │ │ adc r2, r2, #0 │ │ │ │ subs r3, r3, r1 │ │ │ │ sbc r2, r2, #0 │ │ │ │ str r3, [r4] │ │ │ │ str r2, [r4, #4] │ │ │ │ mov r0, #1 │ │ │ │ - add sp, sp, #12 │ │ │ │ - vpop {d8} │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ + b 2e8e8 │ │ │ │ str r3, [r8, #40] @ 0x28 │ │ │ │ - b 2e5c8 │ │ │ │ - ldr r2, [pc, #52] @ 2e61c │ │ │ │ - str r7, [sp] │ │ │ │ - str r6, [sp, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ + b 2e958 │ │ │ │ + ldr r2, [pc, #52] @ 2e9a4 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, #7 │ │ │ │ + str r7, [sp] │ │ │ │ mov r7, #0 │ │ │ │ - bl ab6e0 │ │ │ │ + str r6, [sp, #4] │ │ │ │ mov r6, r7 │ │ │ │ - b 2e510 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 2e890 │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ mvn r0, #0 │ │ │ │ - b 2e568 │ │ │ │ - andseq r8, r9, ip, lsl #28 │ │ │ │ - andseq r8, r9, r4, lsr #26 │ │ │ │ + b 2e8e8 │ │ │ │ + @ instruction: 0x001aacd0 │ │ │ │ + @ instruction: 0x001aabdc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-32]! @ 0xffffffe0 │ │ │ │ sub ip, sp, ip │ │ │ │ - str r0, [ip, #4048] @ 0xfd0 │ │ │ │ - mov r5, r1 │ │ │ │ - ldr r1, [pc, #448] @ 2e7fc │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r2, [pc, #444] @ 2e800 │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + str sl, [sp, #24] │ │ │ │ + str lr, [sp, #28] │ │ │ │ + str r0, [ip, #4040] @ 0xfc8 │ │ │ │ + mov r9, r1 │ │ │ │ + ldr r1, [pc, #492] @ 2ebc0 │ │ │ │ + mov sl, r2 │ │ │ │ + sub sp, sp, #24 │ │ │ │ + mov r7, r0 │ │ │ │ + ldr r2, [pc, #480] @ 2ebc4 │ │ │ │ + ldr r8, [pc, #480] @ 2ebc8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ - sub sp, sp, #24 │ │ │ │ + ldr r1, [r3, #44] @ 0x2c │ │ │ │ + add r8, pc, r8 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ - ldr r2, [pc, #420] @ 2e804 │ │ │ │ - ldr r1, [r3, #44] @ 0x2c │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r7, r0 │ │ │ │ + ldr r2, [pc, #452] @ 2ebcc │ │ │ │ cmp r1, #0 │ │ │ │ - ldm r2, {r0, r1, r2} │ │ │ │ - add ip, sp, #8 │ │ │ │ - ldr r8, [pc, #396] @ 2e808 │ │ │ │ - stm ip, {r0, r1, r2} │ │ │ │ - add r8, pc, r8 │ │ │ │ - beq 2e6c0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r2, #8] │ │ │ │ + str r1, [sp, #16] │ │ │ │ + ldrd r0, [r2] │ │ │ │ + strd r0, [sp, #8] │ │ │ │ + beq 2ea5c │ │ │ │ ldr r4, [r3, #124] @ 0x7c │ │ │ │ cmp r4, #0 │ │ │ │ - blt 2e6c0 │ │ │ │ + blt 2ea5c │ │ │ │ mov ip, #0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov lr, ip │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ + ldr r5, [r3, #4]! │ │ │ │ cmp r4, ip │ │ │ │ - add ip, ip, r2 │ │ │ │ - blt 2e6b4 │ │ │ │ + add ip, ip, r5 │ │ │ │ + blt 2ea50 │ │ │ │ cmp r4, ip │ │ │ │ - blt 2e6f4 │ │ │ │ + blt 2eaa4 │ │ │ │ add lr, lr, #1 │ │ │ │ cmp lr, #3 │ │ │ │ - bne 2e69c │ │ │ │ + bne 2ea38 │ │ │ │ mvn lr, #0 │ │ │ │ - ldr r2, [pc, #320] @ 2e80c │ │ │ │ - ldr r3, [pc, #304] @ 2e800 │ │ │ │ + ldr r2, [pc, #360] @ 2ebd0 │ │ │ │ + ldr r3, [pc, #344] @ 2ebc4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 2e7f8 │ │ │ │ + bne 2ebbc │ │ │ │ mov r0, lr │ │ │ │ add sp, sp, #24 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldr sl, [sp, #24] │ │ │ │ + add sp, sp, #28 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ cmp lr, #0 │ │ │ │ - bne 2e6c0 │ │ │ │ - cmp r5, #2 │ │ │ │ - beq 2e7c8 │ │ │ │ - ble 2e764 │ │ │ │ - sub r3, r5, #4 │ │ │ │ + bne 2ea5c │ │ │ │ + cmp r9, #2 │ │ │ │ + beq 2eb8c │ │ │ │ + ble 2eb28 │ │ │ │ + sub r3, r9, #4 │ │ │ │ cmp r3, #1 │ │ │ │ - bhi 2e71c │ │ │ │ + bhi 2eacc │ │ │ │ mov r0, #2 │ │ │ │ - bl 1673e4 │ │ │ │ - ldr r2, [pc, #236] @ 2e810 │ │ │ │ - ldr r3, [pc, #216] @ 2e800 │ │ │ │ + bl 1758c8 │ │ │ │ + ldr r2, [pc, #256] @ 2ebd4 │ │ │ │ + ldr r3, [pc, #236] @ 2ebc4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 2e7f8 │ │ │ │ - ldr r3, [pc, #204] @ 2e814 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r3, [r8, r3] │ │ │ │ - mov r1, r5 │ │ │ │ + bne 2ebbc │ │ │ │ + ldr r3, [pc, #224] @ 2ebd8 │ │ │ │ + mov r2, sl │ │ │ │ + mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ + ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #24 │ │ │ │ - pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 32e48 │ │ │ │ - cmp r5, #1 │ │ │ │ - bne 2e71c │ │ │ │ - cmp r6, #0 │ │ │ │ - beq 2e6c4 │ │ │ │ - ldr r3, [pc, #152] @ 2e814 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldr sl, [sp, #24] │ │ │ │ + ldr lr, [sp, #28] │ │ │ │ + add sp, sp, #32 │ │ │ │ + b 33358 │ │ │ │ + cmp r9, #1 │ │ │ │ + bne 2eacc │ │ │ │ + cmp sl, #0 │ │ │ │ + beq 2ea60 │ │ │ │ + ldr r3, [pc, #152] @ 2ebd8 │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r8, r3] │ │ │ │ tst r2, #1 │ │ │ │ ldr r3, [r1] │ │ │ │ - beq 2e7d4 │ │ │ │ + beq 2eb98 │ │ │ │ vmov s15, r3 │ │ │ │ - vldr d6, [r7, #16] │ │ │ │ - vcvt.f64.s32 d7, s15 │ │ │ │ - vcmpe.f64 d7, d6 │ │ │ │ + vldr d16, [r7, #16] │ │ │ │ + vcvt.f64.s32 d17, s15 │ │ │ │ + vcmpe.f64 d17, d16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bpl 2e7d4 │ │ │ │ - vcvt.s32.f64 s15, d6 │ │ │ │ + bpl 2eb98 │ │ │ │ + vcvt.s32.f64 s15, d16 │ │ │ │ vmov r3, s15 │ │ │ │ vstr s15, [r1] │ │ │ │ add r3, sp, r3, lsl #2 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ - bl 21f74 │ │ │ │ + bl 21edc │ │ │ │ mov lr, #1 │ │ │ │ - str r0, [r6] │ │ │ │ - b 2e6c4 │ │ │ │ - cmp r6, #0 │ │ │ │ - bne 2e714 │ │ │ │ - b 2e6c4 │ │ │ │ + str r0, [sl] │ │ │ │ + b 2ea60 │ │ │ │ + cmp sl, #0 │ │ │ │ + bne 2eac4 │ │ │ │ + b 2ea60 │ │ │ │ tst r2, #2 │ │ │ │ - beq 2e7b0 │ │ │ │ + beq 2eb74 │ │ │ │ vmov s15, r3 │ │ │ │ - vldr d6, [r7, #24] │ │ │ │ - vcvt.f64.s32 d7, s15 │ │ │ │ - vcmpe.f64 d7, d6 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ble 2e7b0 │ │ │ │ - b 2e7a4 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eorseq pc, r0, r0, lsl #25 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eorseq r1, r1, r0, lsr #19 │ │ │ │ - eorseq pc, r0, r4, asr #24 │ │ │ │ - ldrshteq pc, [r0], -r4 @ │ │ │ │ - mlaseq r0, ip, fp, pc @ │ │ │ │ - ldrdeq r1, [r0], -r4 │ │ │ │ + vldr d16, [r7, #24] │ │ │ │ + vcvt.f64.s32 d17, s15 │ │ │ │ + vcmpe.f64 d17, d16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + ble 2eb74 │ │ │ │ + b 2eb68 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eorseq pc, r2, ip, ror #17 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq pc, r2, r0, ror #17 │ │ │ │ + ldrshteq r1, [r3], -r8 │ │ │ │ + eorseq pc, r2, r8, ror #16 │ │ │ │ + ldrshteq pc, [r2], -ip @ │ │ │ │ + andeq r1, r0, r0, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ mov r5, r2 │ │ │ │ - ldr r2, [pc, #1260] @ 2ed20 │ │ │ │ - ldr r8, [r3, #56] @ 0x38 │ │ │ │ + ldr r2, [pc, #1272] @ 2f100 │ │ │ │ mov r4, r3 │ │ │ │ - ldr r3, [pc, #1252] @ 2ed24 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ + mov r0, r3 │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ - mov r0, r4 │ │ │ │ + ldr r8, [r3, #56] @ 0x38 │ │ │ │ mov r6, r1 │ │ │ │ + ldr r3, [pc, #1252] @ 2f104 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [pc, #1248] @ 2f108 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, #0 │ │ │ │ - bl 2df00 │ │ │ │ - ldr r9, [r4, #120] @ 0x78 │ │ │ │ - ldr r7, [pc, #1212] @ 2ed28 │ │ │ │ + bl 2e1f0 │ │ │ │ + ldr r3, [r4, #120] @ 0x78 │ │ │ │ cmp r8, #0 │ │ │ │ - cmpne r9, #0 │ │ │ │ - add r7, pc, r7 │ │ │ │ - ble 2eeb0 │ │ │ │ - ldr r2, [pc, #1196] @ 2ed2c │ │ │ │ + cmpne r3, #0 │ │ │ │ + ble 2f2a4 │ │ │ │ + ldr r2, [pc, #1208] @ 2f10c │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r6, #5 │ │ │ │ - bhi 2ec1c │ │ │ │ + bhi 2eff8 │ │ │ │ ldrb r2, [r2, r6] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop {0} │ │ │ │ - ldr r0, [r4, #124] @ 0x7c │ │ │ │ - add r1, r9, #1 │ │ │ │ - add r0, r1, r0 │ │ │ │ - blx 1c679c │ │ │ │ + ldr r1, [r4, #124] @ 0x7c │ │ │ │ + add r2, r3, #1 │ │ │ │ + add r1, r2, r1 │ │ │ │ + sdiv r0, r1, r2 │ │ │ │ + mls r1, r2, r0, r1 │ │ │ │ sub r1, r1, #1 │ │ │ │ cmp r1, #0 │ │ │ │ str r1, [r4, #124] @ 0x7c │ │ │ │ - bge 2ead4 │ │ │ │ + bge 2eeb0 │ │ │ │ str r1, [sp, #12] │ │ │ │ + mvn r5, #0 │ │ │ │ + mov r0, #1 │ │ │ │ ldr r2, [r4, #144] @ 0x90 │ │ │ │ + mov r1, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [r4, #136] @ 0x88 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [r4, #140] @ 0x8c │ │ │ │ str r2, [sp] │ │ │ │ - ldr r2, [pc, #1112] @ 2ed30 │ │ │ │ - mvn r5, #0 │ │ │ │ - mov r3, r9 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r1, #8 │ │ │ │ - mov r0, #1 │ │ │ │ + ldr r2, [pc, #1108] @ 2f110 │ │ │ │ str r5, [sp, #16] │ │ │ │ - bl ab6e0 │ │ │ │ - ldr ip, [pc, #1084] @ 2ed34 │ │ │ │ - str r5, [r4, #128] @ 0x80 │ │ │ │ - ldr r0, [pc, #1112] @ 2ed58 │ │ │ │ - ldr ip, [r7, ip] │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r3, [pc, #1096] @ 2f114 │ │ │ │ mov r2, #0 │ │ │ │ - str r2, [ip] │ │ │ │ - ldr r3, [pc, #1100] @ 2ed5c │ │ │ │ - ldr r0, [r7, r0] │ │ │ │ - ldr r1, [pc, #1056] @ 2ed38 │ │ │ │ - str r5, [r0] │ │ │ │ - ldr r9, [r7, r3] │ │ │ │ - mvn lr, #1 │ │ │ │ + mvn r0, #1 │ │ │ │ ldr fp, [r8, #84] @ 0x54 │ │ │ │ - str r5, [r9] │ │ │ │ + str r5, [r4, #128] @ 0x80 │ │ │ │ + ldr r1, [r7, r3] │ │ │ │ + ldr r3, [pc, #1108] @ 2f138 │ │ │ │ + str r2, [r1] │ │ │ │ + ldr r1, [pc, #1068] @ 2f118 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + str r5, [r3] │ │ │ │ + ldr r3, [pc, #1092] @ 2f13c │ │ │ │ + ldr sl, [r7, r3] │ │ │ │ + str r0, [r8, #84] @ 0x54 │ │ │ │ str r2, [r8, #108] @ 0x6c │ │ │ │ - str lr, [r8, #84] @ 0x54 │ │ │ │ + str r5, [sl] │ │ │ │ ldr r1, [r7, r1] │ │ │ │ str r2, [r1] │ │ │ │ - ldr r2, [pc, #1020] @ 2ed3c │ │ │ │ + ldr r2, [pc, #1032] @ 2f11c │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 2e98c │ │ │ │ + beq 2ed54 │ │ │ │ ldr r2, [r4, #32] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 2e98c │ │ │ │ + beq 2ed54 │ │ │ │ ldr r2, [r2, #24] │ │ │ │ cmp r2, #9 │ │ │ │ cmpne r2, #3 │ │ │ │ - bne 2e98c │ │ │ │ - ldr r2, [r9] │ │ │ │ + bne 2ed54 │ │ │ │ + ldr r2, [sl] │ │ │ │ cmn fp, #1 │ │ │ │ movlt r3, #0 │ │ │ │ movge r3, #1 │ │ │ │ ands r3, r3, r2, lsr #31 │ │ │ │ - mvnne r2, #1 │ │ │ │ - movne r3, #0 │ │ │ │ - strne r2, [r8, #84] @ 0x54 │ │ │ │ - strne r3, [r8, #108] @ 0x6c │ │ │ │ + bne 2f228 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ + mov r2, #1 │ │ │ │ + mov r1, r8 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ vldrne d0, [r3, #32] │ │ │ │ - mov r2, #1 │ │ │ │ - mov r1, r8 │ │ │ │ - vldreq d0, [pc, #876] @ 2ed18 │ │ │ │ + vldreq d0, [pc, #900] @ 2f0f8 │ │ │ │ cmp r0, #0 │ │ │ │ vldrne d0, [r0, #32] │ │ │ │ - bl abb48 │ │ │ │ + bl b1a18 │ │ │ │ mov r0, #1 │ │ │ │ - ldr r2, [pc, #896] @ 2ed40 │ │ │ │ - ldr r3, [pc, #864] @ 2ed24 │ │ │ │ + ldr r2, [pc, #920] @ 2f120 │ │ │ │ + ldr r3, [pc, #888] @ 2f104 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 2ef04 │ │ │ │ + bne 2f2f8 │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ cmp r5, #0 │ │ │ │ moveq r0, r6 │ │ │ │ - beq 2e9b8 │ │ │ │ + beq 2ed80 │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ str r3, [r5] │ │ │ │ - b 2e9b4 │ │ │ │ + b 2ed7c │ │ │ │ cmp r5, #0 │ │ │ │ - beq 2ec5c │ │ │ │ + beq 2f038 │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ - bl 24020 │ │ │ │ - ldr r1, [pc, #800] @ 2ed34 │ │ │ │ - mov r2, #0 │ │ │ │ - strb r2, [r0, #63] @ 0x3f │ │ │ │ + bl 23f58 │ │ │ │ + ldr r2, [pc, #804] @ 2f114 │ │ │ │ + mov r1, #0 │ │ │ │ + mov r3, r0 │ │ │ │ str r0, [r5] │ │ │ │ - ldr r1, [r7, r1] │ │ │ │ - ldr r2, [pc, #784] @ 2ed38 │ │ │ │ - ldr r1, [r1] │ │ │ │ + strb r1, [r0, #63] @ 0x3f │ │ │ │ ldr r2, [r7, r2] │ │ │ │ + ldr r1, [r2] │ │ │ │ + ldr r2, [pc, #780] @ 2f118 │ │ │ │ cmp r1, #0 │ │ │ │ + ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ - mov r3, r0 │ │ │ │ - beq 2ee34 │ │ │ │ + beq 2f210 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 2ed78 │ │ │ │ + beq 2f158 │ │ │ │ ldr r0, [r2, #80] @ 0x50 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 2ed78 │ │ │ │ - bl ad824 │ │ │ │ - ldr r4, [r4, #128] @ 0x80 │ │ │ │ - ldr r5, [r5] │ │ │ │ - add r4, r4, #1 │ │ │ │ - mov r6, r0 │ │ │ │ - bl 240d4 │ │ │ │ + beq 2f158 │ │ │ │ + bl b37c4 │ │ │ │ + ldr r3, [r4, #128] @ 0x80 │ │ │ │ + mov r4, r0 │ │ │ │ + ldr r6, [r5] │ │ │ │ + add r5, r3, #1 │ │ │ │ + bl 2400c │ │ │ │ cmp r0, #19 │ │ │ │ - bls 2ee64 │ │ │ │ - ldr r2, [pc, #716] @ 2ed44 │ │ │ │ + bls 2f258 │ │ │ │ + ldr r2, [pc, #720] @ 2f124 │ │ │ │ sub r3, r0, #19 │ │ │ │ + add r4, r4, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ - add r6, r6, r3 │ │ │ │ - ldr r1, [pc, #704] @ 2ed48 │ │ │ │ - str r2, [sp, #8] │ │ │ │ - add r1, pc, r1 │ │ │ │ - stm sp, {r1, r4} │ │ │ │ - mov r0, r5 │ │ │ │ + ldr r1, [pc, #708] @ 2f128 │ │ │ │ + mov r0, r6 │ │ │ │ mvn r3, #0 │ │ │ │ + str r2, [sp, #8] │ │ │ │ mov r2, #1 │ │ │ │ + str r4, [sp, #12] │ │ │ │ + add r1, pc, r1 │ │ │ │ + stm sp, {r1, r5} │ │ │ │ mov r1, #63 @ 0x3f │ │ │ │ - str r6, [sp, #12] │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ - b 2e9b4 │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ + b 2ed7c │ │ │ │ cmp r5, #0 │ │ │ │ - beq 2ec5c │ │ │ │ + beq 2f038 │ │ │ │ ldr r1, [r5] │ │ │ │ cmn r1, #1 │ │ │ │ - blt 2ed08 │ │ │ │ - cmp r1, r9 │ │ │ │ - blt 2e8a8 │ │ │ │ - sub r1, r9, #1 │ │ │ │ + blt 2f0e4 │ │ │ │ + cmp r1, r3 │ │ │ │ + blt 2ec80 │ │ │ │ + sub r1, r3, #1 │ │ │ │ str r1, [r5] │ │ │ │ str r1, [r4, #124] @ 0x7c │ │ │ │ - add r2, r4, #132 @ 0x84 │ │ │ │ - mov r3, #0 │ │ │ │ - mov r0, r2 │ │ │ │ - mov r5, r3 │ │ │ │ - ldr ip, [r0, #4]! │ │ │ │ - cmp r3, r1 │ │ │ │ - add r3, r3, ip │ │ │ │ - bgt 2eafc │ │ │ │ - cmp r3, r1 │ │ │ │ - bgt 2eb0c │ │ │ │ + add r0, r4, #132 @ 0x84 │ │ │ │ + mov r2, #0 │ │ │ │ + mov ip, r0 │ │ │ │ + mov r5, r2 │ │ │ │ + ldr lr, [ip, #4]! │ │ │ │ + cmp r2, r1 │ │ │ │ + add r2, r2, lr │ │ │ │ + bgt 2eed8 │ │ │ │ + cmp r2, r1 │ │ │ │ + bgt 2eee8 │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r5, #3 │ │ │ │ - bne 2eae4 │ │ │ │ + bne 2eec0 │ │ │ │ mvn r5, #0 │ │ │ │ - add ip, r4, #144 @ 0x90 │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r0, [r2, #4]! │ │ │ │ - cmp r3, r1 │ │ │ │ - mov sl, r3 │ │ │ │ - add r3, r3, r0 │ │ │ │ - bgt 2eb30 │ │ │ │ - cmp r3, r1 │ │ │ │ - bgt 2ee70 │ │ │ │ - cmp ip, r2 │ │ │ │ - bne 2eb14 │ │ │ │ - mvn sl, #0 │ │ │ │ + add lr, r4, #144 @ 0x90 │ │ │ │ + mov r2, #0 │ │ │ │ + ldr ip, [r0, #4]! │ │ │ │ + mov r9, r2 │ │ │ │ + cmp r9, r1 │ │ │ │ + add r2, r2, ip │ │ │ │ + bgt 2ef0c │ │ │ │ + cmp r2, r1 │ │ │ │ + bgt 2f264 │ │ │ │ + cmp lr, r0 │ │ │ │ + bne 2eef0 │ │ │ │ + mvn r9, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ + mov r0, #1 │ │ │ │ + mov r1, #8 │ │ │ │ str r5, [sp, #16] │ │ │ │ - ldr r2, [r4, #144] @ 0x90 │ │ │ │ - str r2, [sp, #8] │ │ │ │ + mov r6, #0 │ │ │ │ ldr r2, [r4, #136] @ 0x88 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [r4, #140] @ 0x8c │ │ │ │ str r2, [sp] │ │ │ │ - ldr r2, [pc, #488] @ 2ed4c │ │ │ │ - mov r3, r9 │ │ │ │ + ldr r2, [r4, #144] @ 0x90 │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r2, [pc, #480] @ 2f12c │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r1, #8 │ │ │ │ - mov r0, #1 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r0, [pc, #440] @ 2ed34 │ │ │ │ + bl b155c │ │ │ │ + ldr r2, [pc, #444] @ 2f114 │ │ │ │ mvn r3, #0 │ │ │ │ + mvn r1, #1 │ │ │ │ + cmp r5, #1 │ │ │ │ + ldr fp, [r8, #84] @ 0x54 │ │ │ │ str r3, [r4, #128] @ 0x80 │ │ │ │ - ldr lr, [pc, #464] @ 2ed58 │ │ │ │ - ldr r0, [r7, r0] │ │ │ │ - mov r6, #0 │ │ │ │ + ldr r0, [r7, r2] │ │ │ │ + ldr r2, [pc, #452] @ 2f138 │ │ │ │ str r6, [r0] │ │ │ │ - ldr r1, [pc, #452] @ 2ed5c │ │ │ │ - ldr lr, [r7, lr] │ │ │ │ - str lr, [sp, #28] │ │ │ │ - str r3, [lr] │ │ │ │ - ldr r2, [pc, #400] @ 2ed38 │ │ │ │ - ldr r9, [r7, r1] │ │ │ │ - mvn ip, #1 │ │ │ │ - ldr fp, [r8, #84] @ 0x54 │ │ │ │ - str r3, [r9] │ │ │ │ + ldr r2, [r7, r2] │ │ │ │ + str r3, [r2] │ │ │ │ + str r2, [sp, #28] │ │ │ │ + ldr r2, [pc, #436] @ 2f13c │ │ │ │ + ldr sl, [r7, r2] │ │ │ │ + str r1, [r8, #84] @ 0x54 │ │ │ │ + ldr r2, [pc, #388] @ 2f118 │ │ │ │ str r6, [r8, #108] @ 0x6c │ │ │ │ - str ip, [r8, #84] @ 0x54 │ │ │ │ + str r3, [sl] │ │ │ │ ldr r1, [r7, r2] │ │ │ │ - cmp r5, #1 │ │ │ │ str r6, [r1] │ │ │ │ - beq 2ec3c │ │ │ │ + beq 2f018 │ │ │ │ cmp r5, #0 │ │ │ │ - bne 2ec64 │ │ │ │ - ldr r2, [pc, #372] @ 2ed50 │ │ │ │ - str sl, [r4, #128] @ 0x80 │ │ │ │ + bne 2f040 │ │ │ │ + ldr r2, [pc, #380] @ 2f130 │ │ │ │ + str r9, [r4, #128] @ 0x80 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 2ec24 │ │ │ │ - add r2, r4, sl, lsl #2 │ │ │ │ + beq 2f000 │ │ │ │ + add r2, r4, r9, lsl #2 │ │ │ │ ldr r2, [r2, #148] @ 0x94 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 2ec24 │ │ │ │ + beq 2f000 │ │ │ │ str r2, [r1] │ │ │ │ - b 2e938 │ │ │ │ - ldr r0, [r4, #124] @ 0x7c │ │ │ │ - add r1, r9, #1 │ │ │ │ - add r0, r0, #2 │ │ │ │ - blx 1c679c │ │ │ │ + b 2ed0c │ │ │ │ + ldr r1, [r4, #124] @ 0x7c │ │ │ │ + add r2, r3, #1 │ │ │ │ + add r1, r1, #2 │ │ │ │ + sdiv r0, r1, r2 │ │ │ │ + mls r1, r2, r0, r1 │ │ │ │ sub r1, r1, #1 │ │ │ │ - b 2e8a8 │ │ │ │ + b 2ec80 │ │ │ │ mvn r0, #1 │ │ │ │ - b 2e9b8 │ │ │ │ - add sl, r4, sl, lsl #2 │ │ │ │ - ldr r2, [sl, #660] @ 0x294 │ │ │ │ + b 2ed80 │ │ │ │ + add r9, r4, r9, lsl #2 │ │ │ │ + ldr r2, [r9, #660] @ 0x294 │ │ │ │ str r2, [r0] │ │ │ │ mov r0, #2 │ │ │ │ - bl 1673e4 │ │ │ │ - b 2e938 │ │ │ │ - ldr r2, [pc, #272] @ 2ed54 │ │ │ │ - mov r1, sl │ │ │ │ + bl 1758c8 │ │ │ │ + b 2ed0c │ │ │ │ + ldr r2, [pc, #276] @ 2f134 │ │ │ │ + mov r1, r9 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r0, [r2] │ │ │ │ - bl 171a90 │ │ │ │ + bl 180734 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r0, [r3] │ │ │ │ - b 2e938 │ │ │ │ + b 2ed0c │ │ │ │ mov r0, r5 │ │ │ │ - b 2e9b8 │ │ │ │ + b 2ed80 │ │ │ │ cmp r5, #2 │ │ │ │ - bne 2e938 │ │ │ │ - cmp sl, #255 @ 0xff │ │ │ │ - str sl, [r9] │ │ │ │ - bgt 2e938 │ │ │ │ + bne 2ed0c │ │ │ │ + cmp r9, #255 @ 0xff │ │ │ │ + str r9, [sl] │ │ │ │ + bgt 2ed0c │ │ │ │ ldr r2, [r4, #36] @ 0x24 │ │ │ │ - str sl, [r8, #84] @ 0x54 │ │ │ │ - add sl, sl, #532 @ 0x214 │ │ │ │ - add sl, sl, #2 │ │ │ │ - ldr r2, [r2, sl, lsl #2] │ │ │ │ mov r0, r8 │ │ │ │ - str r2, [r8, #108] @ 0x6c │ │ │ │ + str r9, [r8, #84] @ 0x54 │ │ │ │ + add r9, r9, #532 @ 0x214 │ │ │ │ + add r9, r9, #2 │ │ │ │ str r1, [sp, #28] │ │ │ │ - bl 100e88 │ │ │ │ + ldr r2, [r2, r9, lsl #2] │ │ │ │ + str r2, [r8, #108] @ 0x6c │ │ │ │ + bl 10b1ec │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ - ldr lr, [r9] │ │ │ │ - add r0, r0, #2128 @ 0x850 │ │ │ │ + ldr lr, [sl] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ + add r0, r0, #2128 @ 0x850 │ │ │ │ add r0, r0, #4 │ │ │ │ - b 2ecc0 │ │ │ │ + b 2f09c │ │ │ │ add r6, r6, #1 │ │ │ │ cmp r6, #256 @ 0x100 │ │ │ │ - beq 2eeb8 │ │ │ │ + beq 2f2ac │ │ │ │ ldr r2, [r0, #4]! │ │ │ │ cmp r2, #0 │ │ │ │ - beq 2ecb4 │ │ │ │ + beq 2f090 │ │ │ │ ldr ip, [r2, #60] @ 0x3c │ │ │ │ cmp ip, lr │ │ │ │ - bne 2ecb4 │ │ │ │ + bne 2f090 │ │ │ │ str r6, [r8, #84] @ 0x54 │ │ │ │ str r2, [r8, #108] @ 0x6c │ │ │ │ ldrb r0, [r2, #64] @ 0x40 │ │ │ │ cmp r0, #118 @ 0x76 │ │ │ │ - beq 2eef4 │ │ │ │ - ldr r0, [pc, #92] @ 2ed50 │ │ │ │ + beq 2f2e8 │ │ │ │ + ldr r0, [pc, #96] @ 2f130 │ │ │ │ ldr r0, [r7, r0] │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 2e938 │ │ │ │ + beq 2ed0c │ │ │ │ ldr r2, [r2, #76] @ 0x4c │ │ │ │ - b 2ebfc │ │ │ │ + b 2efd4 │ │ │ │ mvn r1, #0 │ │ │ │ str r1, [r5] │ │ │ │ str r1, [r4, #124] @ 0x7c │ │ │ │ - b 2e8b4 │ │ │ │ + b 2ec8c │ │ │ │ + nop {0} │ │ │ │ ... │ │ │ │ - eorseq pc, r0, r4, lsl #21 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eorseq pc, r0, r0, asr sl @ │ │ │ │ - andseq r7, sp, r3, asr lr │ │ │ │ - andseq r8, r9, ip, ror #20 │ │ │ │ - ldrdeq r1, [r0], -ip │ │ │ │ - @ instruction: 0x000016b0 │ │ │ │ - andeq r1, r0, r8, lsr #14 │ │ │ │ - eorseq pc, r0, r0, lsl #18 │ │ │ │ - mulseq fp, r0, r9 │ │ │ │ - @ instruction: 0x001988b4 │ │ │ │ - andseq r8, r9, r4, ror #15 │ │ │ │ - andeq r1, r0, ip, ror #16 │ │ │ │ - andeq r1, r0, r4, lsr #23 │ │ │ │ - andeq r1, r0, r0, asr #20 │ │ │ │ - andeq r1, r0, ip, lsl sl │ │ │ │ - andseq r7, sp, ip, lsl sl │ │ │ │ - @ instruction: 0x001982fc │ │ │ │ - andseq r8, r9, ip, lsr #5 │ │ │ │ - andseq sp, r9, r4, ror #9 │ │ │ │ - andseq r8, r9, r4, ror r2 │ │ │ │ - mulseq r9, ip, r3 │ │ │ │ + ldrhteq pc, [r2], -r4 @ │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq pc, r2, r8, lsr #13 │ │ │ │ + andseq r9, lr, pc, asr #25 │ │ │ │ + @ instruction: 0x001aa8dc │ │ │ │ + andeq r1, r0, r8, asr #17 │ │ │ │ + muleq r0, ip, r6 │ │ │ │ + andeq r1, r0, r4, lsl r7 │ │ │ │ + eorseq pc, r2, r8, asr #10 │ │ │ │ + andseq r4, ip, r0, lsl #16 │ │ │ │ + andseq sl, sl, r8, lsl r7 │ │ │ │ + andseq sl, sl, r0, asr r6 │ │ │ │ + andeq r1, r0, r8, asr r8 │ │ │ │ + muleq r0, r0, fp │ │ │ │ + andeq r1, r0, ip, lsr #20 │ │ │ │ + andeq r1, r0, r8, lsl #20 │ │ │ │ + andseq r9, lr, r0, lsl #17 │ │ │ │ + andseq sl, sl, ip, asr r1 │ │ │ │ + andseq sl, sl, ip, lsl #2 │ │ │ │ + andseq pc, sl, r0, asr #6 │ │ │ │ + andseq sl, sl, r8, asr #1 │ │ │ │ + @ instruction: 0x001aa1f8 │ │ │ │ ldr r0, [r1, #4] │ │ │ │ cmp r0, #0 │ │ │ │ - bne 2ea50 │ │ │ │ - ldr r2, [pc, #-56] @ 2ed54 │ │ │ │ + bne 2ee2c │ │ │ │ + ldr r2, [pc, #-56] @ 2f134 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r0, [r2] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 2edac │ │ │ │ - ldr r2, [pc, #-72] @ 2ed58 │ │ │ │ + beq 2f18c │ │ │ │ + ldr r2, [pc, #-72] @ 2f138 │ │ │ │ ldr r6, [r7, r2] │ │ │ │ ldr r1, [r6] │ │ │ │ cmp r1, #0 │ │ │ │ - bge 2ee78 │ │ │ │ - ldr r2, [pc, #-88] @ 2ed5c │ │ │ │ - ldr r9, [r7, r2] │ │ │ │ - ldr r6, [r9] │ │ │ │ - cmp r6, #0 │ │ │ │ - blt 2ee4c │ │ │ │ - ldr r3, [pc, #-104] @ 2ed60 │ │ │ │ - add r7, sp, #36 @ 0x24 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldm r3, {r0, r1} │ │ │ │ - mov r2, #32 │ │ │ │ - stm r7, {r0, r1} │ │ │ │ - mov r1, #0 │ │ │ │ - add r0, sp, #44 @ 0x2c │ │ │ │ - bl 24368 │ │ │ │ - ldr r3, [r8, #108] @ 0x6c │ │ │ │ - mov r2, r7 │ │ │ │ - cmp r3, #0 │ │ │ │ - ldrne r6, [r8, #84] @ 0x54 │ │ │ │ + bge 2f26c │ │ │ │ + ldr r2, [pc, #-88] @ 2f13c │ │ │ │ + ldr sl, [r7, r2] │ │ │ │ + ldr r1, [sl] │ │ │ │ + cmp r1, #0 │ │ │ │ + blt 2f23c │ │ │ │ + ldr r3, [pc, #-104] @ 2f140 │ │ │ │ + vmov.i32 q8, #0 @ 0x00000000 │ │ │ │ + ldr r2, [r8, #108] @ 0x6c │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ - mov r1, r6 │ │ │ │ + add r4, sp, #36 @ 0x24 │ │ │ │ + add r3, pc, r3 │ │ │ │ + vstr d16, [sp, #60] @ 0x3c │ │ │ │ + vstr d16, [sp, #68] @ 0x44 │ │ │ │ + cmp r2, #0 │ │ │ │ + ldrd r2, [r3] │ │ │ │ + ldrne r1, [r8, #84] @ 0x54 │ │ │ │ + strd r2, [sp, #36] @ 0x24 │ │ │ │ + add r3, sp, #44 @ 0x2c │ │ │ │ + mov r2, r4 │ │ │ │ + vst1.8 {d16-d17}, [r3] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ - bl 103d28 │ │ │ │ - ldr ip, [pc, #-168] @ 2ed64 │ │ │ │ - str r7, [sp, #8] │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r0, [r9] │ │ │ │ - str r0, [sp, #4] │ │ │ │ + bl 10e2b4 │ │ │ │ + ldr r2, [pc, #-168] @ 2f144 │ │ │ │ mvn r3, #0 │ │ │ │ + mov r1, #63 @ 0x3f │ │ │ │ + str r4, [sp, #8] │ │ │ │ + ldr ip, [sl] │ │ │ │ ldr r0, [r5] │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm sp, {r2, ip} │ │ │ │ mov r2, #1 │ │ │ │ - mov r1, #63 @ 0x3f │ │ │ │ - str ip, [sp] │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ - b 2e9b4 │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ + b 2ed7c │ │ │ │ cmp r2, #0 │ │ │ │ - beq 2ed84 │ │ │ │ + beq 2f164 │ │ │ │ ldr r0, [r2, #80] @ 0x50 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 2ea50 │ │ │ │ - b 2ed84 │ │ │ │ - ldr r2, [pc, #-236] @ 2ed68 │ │ │ │ + bne 2ee2c │ │ │ │ + b 2f164 │ │ │ │ + mvn r2, #1 │ │ │ │ + mov r3, #0 │ │ │ │ + str r2, [r8, #84] @ 0x54 │ │ │ │ + str r3, [r8, #108] @ 0x6c │ │ │ │ + b 2ed54 │ │ │ │ + ldr r2, [pc, #-252] @ 2f148 │ │ │ │ add r2, pc, r2 │ │ │ │ - ldm r2, {r0, r1, r2} │ │ │ │ - stmia r3!, {r0, r1} │ │ │ │ - strb r2, [r3] │ │ │ │ - b 2e9b4 │ │ │ │ - ldr r2, [pc, #-256] @ 2ed6c │ │ │ │ + ldrd r0, [r2] │ │ │ │ + ldrb r2, [r2, #8] │ │ │ │ + strd r0, [r3] │ │ │ │ + strb r2, [r3, #8] │ │ │ │ + b 2ed7c │ │ │ │ + ldr r2, [pc, #-276] @ 2f14c │ │ │ │ add r2, pc, r2 │ │ │ │ - b 2ea80 │ │ │ │ - sub sl, r1, sl │ │ │ │ - b 2eb3c │ │ │ │ - bl 171a74 │ │ │ │ - ldr r1, [r6] │ │ │ │ + b 2ee5c │ │ │ │ + sub r9, r1, r9 │ │ │ │ + b 2ef18 │ │ │ │ + bl 180718 │ │ │ │ subs r2, r0, #0 │ │ │ │ + ldr ip, [r6] │ │ │ │ ldr r0, [r5] │ │ │ │ - beq 2eee8 │ │ │ │ - ldr ip, [pc, #-292] @ 2ed70 │ │ │ │ - stmib sp, {r1, r2} │ │ │ │ - add ip, pc, ip │ │ │ │ + beq 2f2dc │ │ │ │ mvn r3, #0 │ │ │ │ + str r2, [sp, #8] │ │ │ │ mov r2, #1 │ │ │ │ + ldr r1, [pc, #-324] @ 2f150 │ │ │ │ + add r1, pc, r1 │ │ │ │ + stm sp, {r1, ip} │ │ │ │ mov r1, #63 @ 0x3f │ │ │ │ - str ip, [sp] │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ - b 2e9b4 │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ + b 2ed7c │ │ │ │ mvn r0, #0 │ │ │ │ - b 2e9b8 │ │ │ │ + b 2ed80 │ │ │ │ ldr r2, [r8, #108] @ 0x6c │ │ │ │ cmp r2, #0 │ │ │ │ - bne 2eed8 │ │ │ │ + bne 2f2cc │ │ │ │ mvn r2, #1 │ │ │ │ str r2, [r8, #84] @ 0x54 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r8, #108] @ 0x6c │ │ │ │ - b 2e938 │ │ │ │ + b 2ed0c │ │ │ │ ldr r0, [r8, #84] @ 0x54 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 2eec4 │ │ │ │ - b 2ece0 │ │ │ │ - ldr r2, [pc, #-380] @ 2ed74 │ │ │ │ + blt 2f2b8 │ │ │ │ + b 2f0bc │ │ │ │ + ldr r2, [pc, #-400] @ 2f154 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 2ee8c │ │ │ │ - ldr r1, [r4, #44] @ 0x2c │ │ │ │ + b 2f280 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl ab8e4 │ │ │ │ - b 2e938 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ + ldr r1, [r4, #44] @ 0x2c │ │ │ │ + bl b1788 │ │ │ │ + b 2ed0c │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r3 │ │ │ │ - ldr r3, [pc, #1268] @ 2f418 │ │ │ │ + ldr r3, [pc, #1308] @ 2f844 │ │ │ │ sub sp, sp, #20 │ │ │ │ - add r3, pc, r3 │ │ │ │ mov r6, r2 │ │ │ │ - ldr r2, [pc, #1256] @ 2f41c │ │ │ │ + mov r8, r0 │ │ │ │ + ldr r2, [pc, #1296] @ 2f848 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r5, r1 │ │ │ │ + add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r3, [pc, #1252] @ 2f420 │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #1276] @ 2f84c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - mov r8, r0 │ │ │ │ - mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - mov r5, r1 │ │ │ │ - bl 2df00 │ │ │ │ + bl 2e1f0 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ - beq 2f088 │ │ │ │ + beq 2f48c │ │ │ │ ldr r7, [r4, #120] @ 0x78 │ │ │ │ cmp r7, #0 │ │ │ │ - ble 2f088 │ │ │ │ + ble 2f48c │ │ │ │ ldr sl, [r8] │ │ │ │ - ldr r1, [pc, #1188] @ 2f424 │ │ │ │ + ldr r1, [pc, #1228] @ 2f850 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ subs r9, r0, #0 │ │ │ │ - bne 2f018 │ │ │ │ + bne 2f41c │ │ │ │ ldr r1, [r4, #136] @ 0x88 │ │ │ │ cmp r1, #0 │ │ │ │ - beq 2f088 │ │ │ │ + beq 2f48c │ │ │ │ mov sl, r9 │ │ │ │ ldr lr, [r4, #124] @ 0x7c │ │ │ │ mov ip, #0 │ │ │ │ add r0, r4, #136 @ 0x88 │ │ │ │ mov r2, r1 │ │ │ │ - cmp ip, lr │ │ │ │ mov r3, ip │ │ │ │ mov fp, r0 │ │ │ │ + cmp ip, lr │ │ │ │ add ip, ip, r2 │ │ │ │ - bgt 2efcc │ │ │ │ + bgt 2f3d0 │ │ │ │ cmp lr, ip │ │ │ │ - blt 2eff8 │ │ │ │ + blt 2f3fc │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, #3 │ │ │ │ - beq 2eff4 │ │ │ │ + beq 2f3f8 │ │ │ │ ldr r2, [fp, #4]! │ │ │ │ cmp ip, lr │ │ │ │ add ip, ip, r2 │ │ │ │ - ble 2efc4 │ │ │ │ + ble 2f3c8 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, #3 │ │ │ │ - bne 2efd8 │ │ │ │ + bne 2f3dc │ │ │ │ mvn r3, #0 │ │ │ │ - ldr r2, [pc, #1064] @ 2f428 │ │ │ │ + ldr r2, [pc, #1104] @ 2f854 │ │ │ │ str lr, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r5, #5 │ │ │ │ - bhi 2f238 │ │ │ │ + bhi 2f650 │ │ │ │ ldrb r2, [r2, r5] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop {0} │ │ │ │ - ldr r1, [pc, #1036] @ 2f42c │ │ │ │ + ldr r1, [pc, #1076] @ 2f858 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - beq 2f068 │ │ │ │ - ldr r1, [pc, #1016] @ 2f430 │ │ │ │ + beq 2f46c │ │ │ │ + ldr r1, [pc, #1056] @ 2f85c │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - bne 2f230 │ │ │ │ + bne 2f648 │ │ │ │ ldr r3, [r4, #144] @ 0x90 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 2f088 │ │ │ │ + beq 2f48c │ │ │ │ ldr r1, [r4, #136] @ 0x88 │ │ │ │ - ldr sl, [r4, #140] @ 0x8c │ │ │ │ mov r9, #2 │ │ │ │ + ldr sl, [r4, #140] @ 0x8c │ │ │ │ add sl, r1, sl │ │ │ │ - b 2f080 │ │ │ │ + b 2f484 │ │ │ │ ldr r3, [r4, #140] @ 0x8c │ │ │ │ cmp r3, #0 │ │ │ │ - beq 2f088 │ │ │ │ + beq 2f48c │ │ │ │ ldr r1, [r4, #136] @ 0x88 │ │ │ │ mov r9, #1 │ │ │ │ mov sl, r1 │ │ │ │ cmp sl, #0 │ │ │ │ - bge 2efa0 │ │ │ │ + bge 2f3a4 │ │ │ │ mvn r0, #0 │ │ │ │ - b 2f1b4 │ │ │ │ + b 2f5b8 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 2f30c │ │ │ │ + beq 2f720 │ │ │ │ ldr ip, [r6] │ │ │ │ cmp ip, #0 │ │ │ │ - beq 2f30c │ │ │ │ + beq 2f720 │ │ │ │ cmp r5, #4 │ │ │ │ rsbne ip, ip, #0 │ │ │ │ cmp ip, #0 │ │ │ │ mvnle r5, #0 │ │ │ │ movgt r5, #1 │ │ │ │ cmp r3, r9 │ │ │ │ mvn r6, #0 │ │ │ │ - bne 2f0fc │ │ │ │ - b 2f324 │ │ │ │ + bne 2f500 │ │ │ │ + b 2f73c │ │ │ │ cmn r6, #1 │ │ │ │ - beq 2f240 │ │ │ │ + beq 2f658 │ │ │ │ adds ip, ip, #1 │ │ │ │ movne r3, r6 │ │ │ │ - beq 2f2ac │ │ │ │ + beq 2f6c4 │ │ │ │ add r3, r3, r5 │ │ │ │ cmp r3, sl │ │ │ │ cmpge r7, r3 │ │ │ │ movle r2, #1 │ │ │ │ movgt r2, #0 │ │ │ │ - bgt 2f2b4 │ │ │ │ + bgt 2f6cc │ │ │ │ subs ip, ip, r5 │ │ │ │ - beq 2f2a8 │ │ │ │ + beq 2f6c0 │ │ │ │ cmp r5, #1 │ │ │ │ - bne 2f0c8 │ │ │ │ + bne 2f4cc │ │ │ │ subs ip, ip, #1 │ │ │ │ - beq 2f3d8 │ │ │ │ + beq 2f804 │ │ │ │ mov r3, sl │ │ │ │ - b 2f0dc │ │ │ │ + b 2f4e0 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 2f230 │ │ │ │ + beq 2f648 │ │ │ │ ldr r1, [r6] │ │ │ │ cmp r1, #0 │ │ │ │ mvnlt r3, #0 │ │ │ │ strlt r3, [sp, #8] │ │ │ │ - blt 2f15c │ │ │ │ + blt 2f560 │ │ │ │ cmp r9, #1 │ │ │ │ - beq 2f3e0 │ │ │ │ + beq 2f80c │ │ │ │ add sl, r1, sl │ │ │ │ str sl, [sp, #8] │ │ │ │ add r9, r9, #34 @ 0x22 │ │ │ │ ldr r3, [r4, r9, lsl #2] │ │ │ │ cmp r3, r1 │ │ │ │ - bge 2f15c │ │ │ │ + bge 2f560 │ │ │ │ mvn r3, #0 │ │ │ │ - str r3, [sp, #8] │ │ │ │ str r3, [r6] │ │ │ │ + str r3, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r8 │ │ │ │ - bl 2e818 │ │ │ │ - b 2f1b4 │ │ │ │ + bl 2ebdc │ │ │ │ + b 2f5b8 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 2f230 │ │ │ │ + beq 2f648 │ │ │ │ cmp r3, r9 │ │ │ │ - beq 2f36c │ │ │ │ + beq 2f784 │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ - bl 24020 │ │ │ │ - ldr r2, [pc, #672] @ 2f434 │ │ │ │ - mov r1, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - strb r1, [r0, #63] @ 0x3f │ │ │ │ - mov r3, r0 │ │ │ │ + bl 23f58 │ │ │ │ + ldr r3, [pc, #712] @ 2f860 │ │ │ │ + mov r2, #0 │ │ │ │ str r0, [r6] │ │ │ │ - ldm r2, {r0, r1, r2} │ │ │ │ - stmia r3!, {r0, r1} │ │ │ │ - strb r2, [r3] │ │ │ │ + strb r2, [r0, #63] @ 0x3f │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldrd r4, [r3] │ │ │ │ + ldrb r3, [r3, #8] │ │ │ │ + strd r4, [r0] │ │ │ │ + strb r3, [r0, #8] │ │ │ │ mov r0, #1 │ │ │ │ - ldr r2, [pc, #636] @ 2f438 │ │ │ │ - ldr r3, [pc, #608] @ 2f420 │ │ │ │ + ldr r2, [pc, #676] @ 2f864 │ │ │ │ + ldr r3, [pc, #648] @ 2f84c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 2f414 │ │ │ │ + bne 2f840 │ │ │ │ add sp, sp, #20 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ cmp r6, #0 │ │ │ │ - beq 2f230 │ │ │ │ + beq 2f648 │ │ │ │ cmp r3, r9 │ │ │ │ mvnne r3, #0 │ │ │ │ strne r3, [r6] │ │ │ │ - bne 2f1b0 │ │ │ │ + bne 2f5b4 │ │ │ │ cmp lr, r5 │ │ │ │ add r4, r4, #144 @ 0x90 │ │ │ │ add r3, r1, r5 │ │ │ │ - blt 2f210 │ │ │ │ + blt 2f628 │ │ │ │ cmp lr, r3 │ │ │ │ - blt 2f40c │ │ │ │ + blt 2f838 │ │ │ │ cmp r4, r0 │ │ │ │ - beq 2f3ac │ │ │ │ - mov r5, r3 │ │ │ │ + beq 2f7d8 │ │ │ │ ldr r1, [r0, #4]! │ │ │ │ + mov r5, r3 │ │ │ │ cmp lr, r5 │ │ │ │ add r3, r1, r5 │ │ │ │ - blt 2f210 │ │ │ │ - b 2f208 │ │ │ │ + blt 2f628 │ │ │ │ + b 2f620 │ │ │ │ mov r0, #0 │ │ │ │ - b 2f1b4 │ │ │ │ + b 2f5b8 │ │ │ │ mvn r0, #1 │ │ │ │ - b 2f1b4 │ │ │ │ + b 2f5b8 │ │ │ │ sub r3, r7, #1 │ │ │ │ str r7, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r7, r1 │ │ │ │ cmp lr, r2 │ │ │ │ mov r6, r2 │ │ │ │ mov fp, r0 │ │ │ │ add r2, r7, r2 │ │ │ │ - blt 2f26c │ │ │ │ + blt 2f684 │ │ │ │ cmp lr, r2 │ │ │ │ - blt 2f350 │ │ │ │ + blt 2f768 │ │ │ │ add r6, r6, #1 │ │ │ │ cmp r6, #3 │ │ │ │ - beq 2f294 │ │ │ │ + beq 2f6ac │ │ │ │ ldr r7, [fp, #4]! │ │ │ │ cmp lr, r2 │ │ │ │ add r2, r7, r2 │ │ │ │ - bge 2f264 │ │ │ │ + bge 2f67c │ │ │ │ add r6, r6, #1 │ │ │ │ cmp r6, #3 │ │ │ │ - bne 2f278 │ │ │ │ + bne 2f690 │ │ │ │ subs r3, r3, #1 │ │ │ │ - bcs 2f248 │ │ │ │ + bcs 2f660 │ │ │ │ adds ip, ip, #1 │ │ │ │ ldr r7, [sp] │ │ │ │ - bne 2f240 │ │ │ │ + bne 2f658 │ │ │ │ mvn r6, #0 │ │ │ │ str r6, [sp, #8] │ │ │ │ - b 2f15c │ │ │ │ + b 2f560 │ │ │ │ cmp r2, lr │ │ │ │ - str r3, [sp, #4] │ │ │ │ + stm sp, {r1, r3} │ │ │ │ mov r3, r1 │ │ │ │ mov fp, r2 │ │ │ │ - str r1, [sp] │ │ │ │ - add r2, r2, r3 │ │ │ │ mov r1, r0 │ │ │ │ - bgt 2f2dc │ │ │ │ + add r2, r2, r3 │ │ │ │ + bgt 2f6f0 │ │ │ │ cmp lr, r2 │ │ │ │ - blt 2f334 │ │ │ │ + blt 2f74c │ │ │ │ add fp, fp, #1 │ │ │ │ cmp fp, #3 │ │ │ │ - beq 2f304 │ │ │ │ + beq 2f718 │ │ │ │ ldr r3, [r1, #4]! │ │ │ │ cmp r2, lr │ │ │ │ add r2, r2, r3 │ │ │ │ - ble 2f2d4 │ │ │ │ + ble 2f6e8 │ │ │ │ add fp, fp, #1 │ │ │ │ cmp fp, #3 │ │ │ │ - bne 2f2e8 │ │ │ │ + bne 2f6fc │ │ │ │ ldr r1, [sp] │ │ │ │ - b 2f0f4 │ │ │ │ + b 2f4f8 │ │ │ │ cmp r5, #4 │ │ │ │ moveq ip, #1 │ │ │ │ moveq r5, ip │ │ │ │ - mvnne ip, #0 │ │ │ │ - movne r5, ip │ │ │ │ - b 2f0b8 │ │ │ │ + beq 2f4bc │ │ │ │ + mvn ip, #0 │ │ │ │ + mov r5, ip │ │ │ │ + b 2f4bc │ │ │ │ cmn lr, #1 │ │ │ │ mov r3, lr │ │ │ │ - bne 2f0dc │ │ │ │ - b 2f0fc │ │ │ │ + bne 2f4e0 │ │ │ │ + b 2f500 │ │ │ │ cmp r9, fp │ │ │ │ ldm sp, {r1, r3} │ │ │ │ - bne 2f0f4 │ │ │ │ + bne 2f4f8 │ │ │ │ subs ip, ip, r5 │ │ │ │ - bne 2f0dc │ │ │ │ + bne 2f4e0 │ │ │ │ mov r6, r3 │ │ │ │ - b 2f2ac │ │ │ │ + b 2f6c4 │ │ │ │ cmp r9, r6 │ │ │ │ - bne 2f294 │ │ │ │ + bne 2f6ac │ │ │ │ adds ip, ip, #1 │ │ │ │ ldr r7, [sp] │ │ │ │ mov r6, r3 │ │ │ │ - bne 2f0dc │ │ │ │ - b 2f2ac │ │ │ │ - ldr r2, [pc, #200] @ 2f43c │ │ │ │ - ldr r3, [pc, #168] @ 2f420 │ │ │ │ + bne 2f4e0 │ │ │ │ + b 2f6c4 │ │ │ │ + ldr r2, [pc, #220] @ 2f868 │ │ │ │ + ldr r3, [pc, #188] @ 2f84c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 2f414 │ │ │ │ + bne 2f840 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #20 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 2e818 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + ldr lr, [sp, #32] │ │ │ │ + add sp, sp, #36 @ 0x24 │ │ │ │ + b 2ebdc │ │ │ │ mvn r1, #0 │ │ │ │ cmp r9, #1 │ │ │ │ str r1, [r6] │ │ │ │ - bne 2f1b0 │ │ │ │ + bne 2f5b4 │ │ │ │ ldr r2, [sp] │ │ │ │ - ldr r3, [pc, #120] @ 2f440 │ │ │ │ + ldr r3, [pc, #120] @ 2f86c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 171a90 │ │ │ │ + bl 180734 │ │ │ │ str r0, [r6] │ │ │ │ - b 2f1b0 │ │ │ │ + b 2f5b4 │ │ │ │ mov r6, sl │ │ │ │ - b 2f2ac │ │ │ │ + b 2f6c4 │ │ │ │ ldr r2, [sp] │ │ │ │ - ldr r3, [pc, #84] @ 2f440 │ │ │ │ + ldr r3, [pc, #84] @ 2f86c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 171b04 │ │ │ │ + bl 1807b4 │ │ │ │ add sl, r0, sl │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, r0 │ │ │ │ str sl, [sp, #8] │ │ │ │ - blt 2f150 │ │ │ │ - b 2f140 │ │ │ │ + blt 2f554 │ │ │ │ + b 2f544 │ │ │ │ sub r1, lr, r5 │ │ │ │ - b 2f3b0 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - mlaseq r0, ip, r3, pc @ │ │ │ │ - eorseq pc, r0, r8, lsl #7 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - andseq r8, r9, r0, lsl #8 │ │ │ │ - @ instruction: 0x001d76d5 │ │ │ │ - andseq r8, r9, ip, ror #6 │ │ │ │ - andseq r8, r9, ip, asr r3 │ │ │ │ - andseq r7, r9, r8, ror #30 │ │ │ │ - eorseq pc, r0, r4, lsl #2 │ │ │ │ - eorseq lr, r0, ip, asr #30 │ │ │ │ - andeq r1, r0, r4, lsr #23 │ │ │ │ + b 2f7dc │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + mlaseq r2, r4, pc, lr @ │ │ │ │ + eorseq lr, r2, ip, lsl #31 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + andseq sl, sl, ip, asr #4 │ │ │ │ + andseq r9, lr, r1, lsr #10 │ │ │ │ + @ instruction: 0x001aa1b8 │ │ │ │ + andseq sl, sl, r8, lsr #3 │ │ │ │ + andseq r9, sl, ip, lsr #27 │ │ │ │ + eorseq lr, r2, r0, lsl sp │ │ │ │ + eorseq lr, r2, r4, asr #22 │ │ │ │ + muleq r0, r0, fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r3 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ - bl 2df00 │ │ │ │ + bl 2e1f0 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ - beq 2f798 │ │ │ │ + beq 2fbf4 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ cmp r3, #0 │ │ │ │ - ble 2f798 │ │ │ │ - ldr r3, [pc, #872] @ 2f7f4 │ │ │ │ + ble 2fbf4 │ │ │ │ + ldr r3, [pc, #908] @ 2fc50 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r5, #5 │ │ │ │ - bhi 2f6a8 │ │ │ │ + bhi 2fb00 │ │ │ │ ldrb r3, [r3, r5] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop {0} │ │ │ │ cmp r7, #0 │ │ │ │ - beq 2f6e0 │ │ │ │ + beq 2fb38 │ │ │ │ ldr r1, [r7] │ │ │ │ cmp r1, #0 │ │ │ │ - beq 2f6e0 │ │ │ │ + beq 2fb38 │ │ │ │ cmp r5, #4 │ │ │ │ rsbne r1, r1, #0 │ │ │ │ cmp r1, #0 │ │ │ │ mvnle r0, #0 │ │ │ │ movgt r0, #1 │ │ │ │ - mov r3, #0 │ │ │ │ ldr r7, [r4, #124] @ 0x7c │ │ │ │ + mov r3, #0 │ │ │ │ add r2, r4, #132 @ 0x84 │ │ │ │ mov ip, r3 │ │ │ │ ldr lr, [r2, #4]! │ │ │ │ cmp r7, r3 │ │ │ │ - mov r5, r3 │ │ │ │ add r3, r3, lr │ │ │ │ - blt 2f4f4 │ │ │ │ + blt 2f928 │ │ │ │ cmp r7, r3 │ │ │ │ - blt 2f504 │ │ │ │ + blt 2f938 │ │ │ │ add ip, ip, #1 │ │ │ │ cmp ip, #3 │ │ │ │ - bne 2f4d8 │ │ │ │ + bne 2f910 │ │ │ │ mvn ip, #0 │ │ │ │ mov r3, ip │ │ │ │ add r3, r3, r0 │ │ │ │ cmp r3, #3 │ │ │ │ mvneq r3, #0 │ │ │ │ - beq 2f54c │ │ │ │ + beq 2f980 │ │ │ │ cmn r3, #2 │ │ │ │ - beq 2f6d4 │ │ │ │ + beq 2fb2c │ │ │ │ cmn r3, #1 │ │ │ │ movne r2, #0 │ │ │ │ moveq r2, #1 │ │ │ │ cmp r3, ip │ │ │ │ orreq r2, r2, #1 │ │ │ │ - cmp r2, #0 │ │ │ │ add lr, r3, #34 @ 0x22 │ │ │ │ - bne 2f54c │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 2f980 │ │ │ │ ldr r2, [r4, lr, lsl #2] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 2f508 │ │ │ │ + beq 2f93c │ │ │ │ subs r1, r1, r0 │ │ │ │ - bne 2f508 │ │ │ │ + bne 2f93c │ │ │ │ cmp ip, r3 │ │ │ │ - beq 2f5ec │ │ │ │ + beq 2fa34 │ │ │ │ cmn r3, #1 │ │ │ │ - beq 2f6a0 │ │ │ │ + beq 2faf8 │ │ │ │ add r2, r3, #34 @ 0x22 │ │ │ │ ldr r2, [r4, r2, lsl #2] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 2f6a0 │ │ │ │ + beq 2faf8 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 2f7c0 │ │ │ │ + beq 2fc18 │ │ │ │ cmp r3, #2 │ │ │ │ ldr r1, [r4, #136] @ 0x88 │ │ │ │ ldreq r3, [r4, #140] @ 0x8c │ │ │ │ addeq r1, r1, r3 │ │ │ │ sub r1, r1, #1 │ │ │ │ - str r1, [r4, #124] @ 0x7c │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #0 │ │ │ │ - pop {r4, r5, r6, r7, r8, lr} │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr lr, [sp, #20] │ │ │ │ + str r1, [r4, #124] @ 0x7c │ │ │ │ mov r1, #4 │ │ │ │ - b 2e818 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #24 │ │ │ │ + b 2ebdc │ │ │ │ cmp r7, #0 │ │ │ │ - beq 2f7a0 │ │ │ │ + moveq r0, r5 │ │ │ │ + beq 2fa38 │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ mov r3, r5 │ │ │ │ add r4, r4, #132 @ 0x84 │ │ │ │ - ldr r2, [r4, #4]! │ │ │ │ cmp r0, r5 │ │ │ │ + ldr r2, [r4, #4]! │ │ │ │ add r5, r5, r2 │ │ │ │ - blt 2f5d8 │ │ │ │ + blt 2fa20 │ │ │ │ cmp r0, r5 │ │ │ │ - blt 2f5e8 │ │ │ │ + blt 2fa30 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, #3 │ │ │ │ - bne 2f5c0 │ │ │ │ + bne 2fa08 │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ mov r0, #1 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ cmp r7, #0 │ │ │ │ - beq 2f720 │ │ │ │ + beq 2fb80 │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ - bl 24020 │ │ │ │ + add r4, r4, #132 @ 0x84 │ │ │ │ + bl 23f58 │ │ │ │ mov r3, #0 │ │ │ │ - ldr lr, [r4, #124] @ 0x7c │ │ │ │ + ldr lr, [r4, #-8] │ │ │ │ mov r2, r3 │ │ │ │ - add r4, r4, #132 @ 0x84 │ │ │ │ - mov ip, r0 │ │ │ │ - strb r3, [r0, #63] @ 0x3f │ │ │ │ str r0, [r7] │ │ │ │ + strb r3, [r0, #63] @ 0x3f │ │ │ │ ldr r1, [r4, #4]! │ │ │ │ cmp lr, r3 │ │ │ │ add r3, r3, r1 │ │ │ │ - blt 2f638 │ │ │ │ + blt 2fa8c │ │ │ │ cmp lr, r3 │ │ │ │ - blt 2f6f8 │ │ │ │ + blt 2fb54 │ │ │ │ add r2, r2, #1 │ │ │ │ cmp r2, #3 │ │ │ │ - bne 2f620 │ │ │ │ - ldr r3, [pc, #428] @ 2f7f8 │ │ │ │ + bne 2fa74 │ │ │ │ + ldr r3, [pc, #436] @ 2fc54 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldm r3, {r0, r1, r2} │ │ │ │ - stmia ip!, {r0, r1} │ │ │ │ - strb r2, [ip] │ │ │ │ - b 2f5ec │ │ │ │ + ldrd r4, [r3] │ │ │ │ + ldrb r3, [r3, #8] │ │ │ │ + strd r4, [r0] │ │ │ │ + strb r3, [r0, #8] │ │ │ │ + b 2fa34 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 2f720 │ │ │ │ + beq 2fb80 │ │ │ │ ldr r2, [r6, #12] │ │ │ │ ldr r3, [r7] │ │ │ │ tst r2, #1 │ │ │ │ - beq 2f6b0 │ │ │ │ + beq 2fb08 │ │ │ │ vmov s15, r3 │ │ │ │ - vldr d6, [r6, #16] │ │ │ │ - vcvt.f64.s32 d7, s15 │ │ │ │ - vcmpe.f64 d7, d6 │ │ │ │ + vldr d16, [r6, #16] │ │ │ │ + vcvt.f64.s32 d17, s15 │ │ │ │ + vcmpe.f64 d17, d16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bpl 2f6b0 │ │ │ │ - vcvt.s32.f64 s15, d6 │ │ │ │ + bpl 2fb08 │ │ │ │ + vcvt.s32.f64 s15, d16 │ │ │ │ vmov r3, s15 │ │ │ │ vstr s15, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ - bge 2f728 │ │ │ │ + bge 2fb88 │ │ │ │ mvn r1, #1 │ │ │ │ - b 2f590 │ │ │ │ + b 2f9c4 │ │ │ │ mvn r0, #1 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ + b 2fa38 │ │ │ │ tst r2, #2 │ │ │ │ - beq 2f698 │ │ │ │ + beq 2faf0 │ │ │ │ vmov s15, r3 │ │ │ │ - vldr d6, [r6, #24] │ │ │ │ - vcvt.f64.s32 d7, s15 │ │ │ │ - vcmpe.f64 d7, d6 │ │ │ │ + vldr d16, [r6, #24] │ │ │ │ + vcvt.f64.s32 d17, s15 │ │ │ │ + vcmpe.f64 d17, d16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble 2f698 │ │ │ │ - b 2f68c │ │ │ │ + ble 2faf0 │ │ │ │ + b 2fae4 │ │ │ │ mov r3, #2 │ │ │ │ mov r2, #0 │ │ │ │ - b 2f52c │ │ │ │ + b 2f960 │ │ │ │ cmp r5, #4 │ │ │ │ moveq r1, #1 │ │ │ │ moveq r0, r1 │ │ │ │ - mvnne r1, #0 │ │ │ │ - movne r0, r1 │ │ │ │ - b 2f4c8 │ │ │ │ + beq 2f900 │ │ │ │ + mvn r1, #0 │ │ │ │ + mov r0, r1 │ │ │ │ + b 2f900 │ │ │ │ cmp r2, #1 │ │ │ │ - beq 2f7c8 │ │ │ │ + beq 2fc20 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 2f7a8 │ │ │ │ - ldr r3, [pc, #236] @ 2f7fc │ │ │ │ + beq 2fbfc │ │ │ │ + ldr r3, [pc, #236] @ 2fc58 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldm r3, {r0, r1} │ │ │ │ - str r0, [ip] │ │ │ │ - strb r1, [ip, #4] │ │ │ │ - b 2f5ec │ │ │ │ + ldr r2, [r3] │ │ │ │ + ldrb r3, [r3, #4] │ │ │ │ + str r2, [r0] │ │ │ │ + strb r3, [r0, #4] │ │ │ │ + b 2fa34 │ │ │ │ mov r0, r7 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - mov r2, #0 │ │ │ │ + b 2fa38 │ │ │ │ ldr r1, [r4, #124] @ 0x7c │ │ │ │ + mov r2, #0 │ │ │ │ add ip, r4, #132 @ 0x84 │ │ │ │ mov r0, r2 │ │ │ │ ldr lr, [ip, #4]! │ │ │ │ cmp r1, r2 │ │ │ │ - mov r5, r2 │ │ │ │ add r2, r2, lr │ │ │ │ - blt 2f754 │ │ │ │ + blt 2fbb0 │ │ │ │ cmp r1, r2 │ │ │ │ - blt 2f7e8 │ │ │ │ + blt 2fc44 │ │ │ │ add r0, r0, #1 │ │ │ │ cmp r0, #3 │ │ │ │ - bne 2f738 │ │ │ │ + bne 2fb98 │ │ │ │ cmp r3, #2 │ │ │ │ - bgt 2f798 │ │ │ │ + bgt 2fbf4 │ │ │ │ add r2, r3, #34 @ 0x22 │ │ │ │ ldr r2, [r4, r2, lsl #2] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 2f798 │ │ │ │ + beq 2fbf4 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 2f7c0 │ │ │ │ + beq 2fc18 │ │ │ │ cmp r3, #2 │ │ │ │ ldr r1, [r4, #136] @ 0x88 │ │ │ │ ldreq r3, [r4, #140] @ 0x8c │ │ │ │ addeq r1, r1, r3 │ │ │ │ cmn r1, #1 │ │ │ │ - bne 2f58c │ │ │ │ + bne 2f9c0 │ │ │ │ mvn r0, #0 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - mov r0, r5 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r3, [pc, #80] @ 2f800 │ │ │ │ + b 2fa38 │ │ │ │ + ldr r3, [pc, #88] @ 2fc5c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldm r3, {r0, r1, r2} │ │ │ │ - stmia ip!, {r0, r1} │ │ │ │ - strb r2, [ip] │ │ │ │ - b 2f5ec │ │ │ │ + ldrd r4, [r3] │ │ │ │ + ldrb r3, [r3, #8] │ │ │ │ + strd r4, [r0] │ │ │ │ + strb r3, [r0, #8] │ │ │ │ + b 2fa34 │ │ │ │ mvn r1, #0 │ │ │ │ - b 2f590 │ │ │ │ - ldr r3, [pc, #52] @ 2f804 │ │ │ │ + b 2f9c4 │ │ │ │ + ldr r3, [pc, #56] @ 2fc60 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldm r3, {r0, r1} │ │ │ │ - lsr r3, r1, #16 │ │ │ │ - str r0, [ip] │ │ │ │ - strh r1, [ip, #4] │ │ │ │ - strb r3, [ip, #6] │ │ │ │ - b 2f5ec │ │ │ │ + ldr r1, [r3] │ │ │ │ + ldrh r2, [r3, #4] │ │ │ │ + ldrb r3, [r3, #6] │ │ │ │ + str r1, [r0] │ │ │ │ + strh r2, [r0, #4] │ │ │ │ + strb r3, [r0, #6] │ │ │ │ + b 2fa34 │ │ │ │ cmp r3, r0 │ │ │ │ - beq 2f58c │ │ │ │ - b 2f760 │ │ │ │ - andseq r7, sp, r3, asr r2 │ │ │ │ - @ instruction: 0x00197ab4 │ │ │ │ - @ instruction: 0x001ae4b8 │ │ │ │ - @ instruction: 0x00197bf4 │ │ │ │ - andseq r8, r9, r8, ror r8 │ │ │ │ + beq 2f9c0 │ │ │ │ + b 2fbbc │ │ │ │ + andseq r9, lr, fp, rrx │ │ │ │ + @ instruction: 0x001a98b0 │ │ │ │ + andseq r0, ip, ip, lsr #5 │ │ │ │ + @ instruction: 0x001a99f0 │ │ │ │ + andseq sl, sl, r0, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov lr, r0 │ │ │ │ - ldr r0, [pc, #36] @ 2f848 │ │ │ │ + ldr r0, [pc, #36] @ 2fca4 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov ip, r3 │ │ │ │ - str ip, [sp] │ │ │ │ mov r3, r2 │ │ │ │ - add r0, pc, r0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, lr │ │ │ │ - bl 324a4 │ │ │ │ + str ip, [sp] │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl 3293c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrshteq r2, [r0], -r0 │ │ │ │ + mlaseq r2, ip, r3, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr lr, [pc, #128] @ 2f8e4 │ │ │ │ - mov ip, r0 │ │ │ │ - mov r2, r1 │ │ │ │ - mov r1, ip │ │ │ │ - ldr ip, [pc, #116] @ 2f8e8 │ │ │ │ + ldr lr, [pc, #132] @ 2fd48 │ │ │ │ sub sp, sp, #16 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #108] @ 2f8ec │ │ │ │ - str r2, [sp] │ │ │ │ - ldr ip, [lr, ip] │ │ │ │ + mov r2, r1 │ │ │ │ + mov r1, r0 │ │ │ │ mov r4, #0 │ │ │ │ + ldr ip, [pc, #116] @ 2fd4c │ │ │ │ add r3, sp, #8 │ │ │ │ + str r2, [sp] │ │ │ │ mov r2, #1 │ │ │ │ + ldr r0, [pc, #104] @ 2fd50 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [lr, ip] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 324a4 │ │ │ │ - ldr r2, [pc, #64] @ 2f8f0 │ │ │ │ - ldr r3, [pc, #52] @ 2f8e8 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ + bl 3293c │ │ │ │ + ldr r2, [pc, #72] @ 2fd54 │ │ │ │ cmp r0, r4 │ │ │ │ - ldrgt r0, [sp, #8] │ │ │ │ movle r0, r4 │ │ │ │ + ldr r3, [pc, #52] @ 2fd4c │ │ │ │ + ldrgt r0, [sp, #8] │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 2f8e0 │ │ │ │ + bne 2fd44 │ │ │ │ add sp, sp, #16 │ │ │ │ - pop {r4, pc} │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eorseq lr, r0, ip, asr #20 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - mlaseq r0, r0, r7, r2 │ │ │ │ - eorseq lr, r0, r0, lsl sl │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eorseq lr, r2, ip, ror #11 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq r2, r2, r4, asr #6 │ │ │ │ + ldrhteq lr, [r2], -r8 │ │ │ │ mov r2, r0 │ │ │ │ - ldr r0, [pc, #4] @ 2f904 │ │ │ │ + ldr r0, [pc, #4] @ 2fd68 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 32720 │ │ │ │ - eorseq r2, r0, r4, lsr #14 │ │ │ │ - ldr r0, [pc, #4] @ 2f914 │ │ │ │ - add r0, pc, r0 │ │ │ │ - b 32b48 │ │ │ │ - eorseq r2, r0, r4, lsl r7 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + b 32bf0 │ │ │ │ + ldrsbteq r2, [r2], -r0 │ │ │ │ + ldr r0, [pc, #4] @ 2fd78 │ │ │ │ + add r0, pc, r0 │ │ │ │ + b 33030 │ │ │ │ + eorseq r2, r2, r0, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ vpush {d8-d9} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ - ldr r2, [pc, #3004] @ 304f0 │ │ │ │ - ldr r3, [pc, #3004] @ 304f4 │ │ │ │ + ldr r2, [pc, #3040] @ 30988 │ │ │ │ + sub sp, sp, #84 @ 0x54 │ │ │ │ + mov r5, r1 │ │ │ │ + mov r4, r0 │ │ │ │ + mov r7, #0 │ │ │ │ + ldr r3, [pc, #3024] @ 3098c │ │ │ │ + ldr r8, [pc, #3024] @ 30990 │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r6, [pc, #3020] @ 30994 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - sub sp, sp, #84 @ 0x54 │ │ │ │ - ldr r8, [pc, #2992] @ 304f8 │ │ │ │ - ldr r7, [pc, #2992] @ 304fc │ │ │ │ + mov r2, #97 @ 0x61 │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [r1] │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr sl, [r0, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, #0 │ │ │ │ - ldr r3, [pc, #2980] @ 30500 │ │ │ │ - mov r5, r1 │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr sl, [r0, #40] @ 0x28 │ │ │ │ + ldr r3, [pc, #2984] @ 30998 │ │ │ │ ldr r9, [r0, #44] @ 0x2c │ │ │ │ - ldr r1, [r1] │ │ │ │ - mov r4, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r2, #97 @ 0x61 │ │ │ │ - mov r6, #0 │ │ │ │ - b 2f998 │ │ │ │ - ldr r7, [r3, #24]! │ │ │ │ - add r6, r6, #1 │ │ │ │ - cmp r7, #0 │ │ │ │ - beq 2fa9c │ │ │ │ + b 2fe0c │ │ │ │ + ldr r6, [r3, #24]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + cmp r6, #0 │ │ │ │ + beq 2ff24 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r1, r2 │ │ │ │ - bne 2f984 │ │ │ │ - ldr fp, [pc, #2908] @ 30504 │ │ │ │ + bne 2fdf8 │ │ │ │ + ldr fp, [pc, #2944] @ 3099c │ │ │ │ add r3, sp, #56 @ 0x38 │ │ │ │ - add fp, pc, fp │ │ │ │ mov r2, #8 │ │ │ │ - mov r1, r7 │ │ │ │ - mov r0, fp │ │ │ │ + mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 324a4 │ │ │ │ + add fp, pc, fp │ │ │ │ + mov r0, fp │ │ │ │ + bl 3293c │ │ │ │ cmp r0, #0 │ │ │ │ - ble 2fa98 │ │ │ │ + ble 2ff20 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 2fa98 │ │ │ │ - ldr r3, [pc, #2860] @ 30508 │ │ │ │ - add r1, r6, r6, lsl #1 │ │ │ │ + beq 2ff20 │ │ │ │ + ldr r3, [pc, #2896] @ 309a0 │ │ │ │ + lsl r9, r7, #1 │ │ │ │ + add r1, r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r1, lsl #3 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ - lsl r9, r6, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 2facc │ │ │ │ + beq 2ff54 │ │ │ │ ldr r3, [r5, #28] │ │ │ │ cmp r3, #0 │ │ │ │ - ble 2fbc8 │ │ │ │ + ble 30050 │ │ │ │ vldr s15, [r5, #36] @ 0x24 │ │ │ │ mov r0, fp │ │ │ │ - vldr d6, [r2, #16] │ │ │ │ - vcvt.f64.s32 d7, s15 │ │ │ │ - mov r1, r7 │ │ │ │ + mov r1, r6 │ │ │ │ + vldr d17, [r2, #16] │ │ │ │ str r4, [sp] │ │ │ │ - vcmpe.f64 d7, d6 │ │ │ │ + vcvt.f64.s32 d16, s15 │ │ │ │ + vcmpe.f64 d16, d17 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ addge r3, r5, #36 @ 0x24 │ │ │ │ movge r2, #2 │ │ │ │ movlt r3, #0 │ │ │ │ movlt r2, #5 │ │ │ │ - bl 324a4 │ │ │ │ + bl 3293c │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ - bgt 2fafc │ │ │ │ + bgt 2ff84 │ │ │ │ mov r0, #0 │ │ │ │ ldr r3, [r5, #80] @ 0x50 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 2fbb8 │ │ │ │ + beq 30040 │ │ │ │ cmp r3, #3 │ │ │ │ - beq 2fb8c │ │ │ │ + beq 30014 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 2fa68 │ │ │ │ + bne 2fedc │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r4, #4] │ │ │ │ - ldr r2, [pc, #2716] @ 3050c │ │ │ │ - ldr r3, [pc, #2688] @ 304f4 │ │ │ │ + ldr r2, [pc, #2752] @ 309a4 │ │ │ │ + ldr r3, [pc, #2724] @ 3098c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 32238 │ │ │ │ + bne 32634 │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ vpop {d8-d9} │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r1, [r5] │ │ │ │ cmp r1, #112 @ 0x70 │ │ │ │ - bgt 2fc40 │ │ │ │ + bgt 300c8 │ │ │ │ cmp r1, #0 │ │ │ │ - blt 2fc24 │ │ │ │ - ldr r3, [pc, #2652] @ 30510 │ │ │ │ + blt 300ac │ │ │ │ + ldr r3, [pc, #2668] @ 309a8 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #112 @ 0x70 │ │ │ │ - bhi 2fc24 │ │ │ │ + bhi 300ac │ │ │ │ add r3, r3, r1 │ │ │ │ ldrh r3, [r3, r1] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop {0} │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ mov r0, fp │ │ │ │ + mov r1, r6 │ │ │ │ + str r4, [sp] │ │ │ │ cmp r3, #0 │ │ │ │ - movne r2, #2 │ │ │ │ add r3, r5, #36 @ 0x24 │ │ │ │ + movne r2, #2 │ │ │ │ moveq r2, #4 │ │ │ │ - mov r1, r7 │ │ │ │ - str r4, [sp] │ │ │ │ - bl 324a4 │ │ │ │ + bl 3293c │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ - ble 2fa40 │ │ │ │ - add r3, r9, r6 │ │ │ │ - ldr r9, [pc, #2572] @ 30514 │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r9, r9, r3, lsl #3 │ │ │ │ + ble 2feb4 │ │ │ │ + ldr r3, [pc, #2592] @ 309ac │ │ │ │ + add r9, r9, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r9, r3, r9, lsl #3 │ │ │ │ ldr sl, [r9, #12] │ │ │ │ cmp sl, #0 │ │ │ │ - bne 2fbe4 │ │ │ │ + bne 3006c │ │ │ │ ldr fp, [r9, #20] │ │ │ │ cmp fp, #0 │ │ │ │ - beq 2fa40 │ │ │ │ - ldr r0, [pc, #2540] @ 30518 │ │ │ │ - mov r1, r7 │ │ │ │ - add r0, pc, r0 │ │ │ │ + beq 2feb4 │ │ │ │ + ldr r0, [pc, #2556] @ 309b0 │ │ │ │ + mov r1, r6 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ mov r2, #1 │ │ │ │ str r4, [sp] │ │ │ │ str sl, [sp, #64] @ 0x40 │ │ │ │ - bl 324a4 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl 3293c │ │ │ │ cmp r0, #0 │ │ │ │ - ble 2fa40 │ │ │ │ - ldr r7, [sp, #64] @ 0x40 │ │ │ │ - cmp r7, #0 │ │ │ │ - beq 2fa40 │ │ │ │ - ldr r2, [pc, #2776] @ 30638 │ │ │ │ + ble 2feb4 │ │ │ │ + ldr r6, [sp, #64] @ 0x40 │ │ │ │ + cmp r6, #0 │ │ │ │ + beq 2feb4 │ │ │ │ + ldr r2, [pc, #2768] @ 30ab8 │ │ │ │ + mov r3, fp │ │ │ │ + mov r1, #1 │ │ │ │ ldr r0, [r9, #16] │ │ │ │ ldr r2, [r8, r2] │ │ │ │ + str r6, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ - addlt r0, r6, #256 @ 0x100 │ │ │ │ - str r7, [sp] │ │ │ │ - mov r3, fp │ │ │ │ + addlt r0, r7, #256 @ 0x100 │ │ │ │ ldr r2, [r2] │ │ │ │ - mov r1, #1 │ │ │ │ - bl 37eec │ │ │ │ - mov r0, r7 │ │ │ │ - bl 24c8c │ │ │ │ - b 2fa40 │ │ │ │ + bl 388cc │ │ │ │ + mov r0, r6 │ │ │ │ + bl 24bb8 │ │ │ │ + b 2feb4 │ │ │ │ ldr r3, [r4, #1184] @ 0x4a0 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #1 │ │ │ │ movne r3, #0 │ │ │ │ str r3, [r4, #1184] @ 0x4a0 │ │ │ │ - beq 2fa60 │ │ │ │ + beq 2fed4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #2 │ │ │ │ moveq r3, #1 │ │ │ │ streq r3, [r4, #4] │ │ │ │ - b 2fa68 │ │ │ │ + b 2fedc │ │ │ │ ldr r2, [r4, #1184] @ 0x4a0 │ │ │ │ cmp r2, #0 │ │ │ │ strne r3, [r4, #4] │ │ │ │ - b 2fa68 │ │ │ │ + b 2fedc │ │ │ │ mov r0, fp │ │ │ │ mov r3, #0 │ │ │ │ - mov r2, #4 │ │ │ │ - mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ - bl 324a4 │ │ │ │ - b 2faf0 │ │ │ │ + mov r2, #4 │ │ │ │ + mov r1, r6 │ │ │ │ + bl 3293c │ │ │ │ + b 2ff78 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ - ldr r2, [pc, #2348] @ 3051c │ │ │ │ + ldr r2, [pc, #2364] @ 309b4 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ ldr r2, [r8, r2] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 31778 │ │ │ │ - ldr r2, [pc, #2332] @ 30520 │ │ │ │ + beq 31c30 │ │ │ │ + ldr r2, [pc, #2348] @ 309b8 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 31730 │ │ │ │ - ldr r2, [pc, #2320] @ 30524 │ │ │ │ + beq 31be8 │ │ │ │ + ldr r2, [pc, #2336] @ 309bc │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, r1 │ │ │ │ - bl ab6e0 │ │ │ │ - b 2fa40 │ │ │ │ - ldr r2, [pc, #2300] @ 30528 │ │ │ │ - add r3, r5, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 2feb4 │ │ │ │ + ldr r2, [pc, #2316] @ 309c0 │ │ │ │ + add r3, r5, #4 │ │ │ │ mov r1, #6 │ │ │ │ mov r0, #1 │ │ │ │ - bl ab6e0 │ │ │ │ - b 2fa40 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 2feb4 │ │ │ │ movw r3, #5101 @ 0x13ed │ │ │ │ cmp r1, r3 │ │ │ │ - beq 317d8 │ │ │ │ + beq 31c90 │ │ │ │ sub r3, r1, #6976 @ 0x1b40 │ │ │ │ sub r2, r3, #27 │ │ │ │ cmp r2, #4 │ │ │ │ - bhi 32058 │ │ │ │ - ldr r2, [pc, #2248] @ 3052c │ │ │ │ + bhi 32514 │ │ │ │ + ldr r2, [pc, #2264] @ 309c4 │ │ │ │ sub r3, r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #3 │ │ │ │ - bhi 32344 │ │ │ │ + bhi 3273c │ │ │ │ ldrb r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop {0} │ │ │ │ cmp sl, #0 │ │ │ │ - beq 2fa40 │ │ │ │ - ldr r0, [r5, #36] @ 0x24 │ │ │ │ - bl 21f74 │ │ │ │ - ldr r7, [pc, #2204] @ 30530 │ │ │ │ - movw r9, #7005 @ 0x1b5d │ │ │ │ - add r7, pc, r7 │ │ │ │ + beq 2feb4 │ │ │ │ + ldr r7, [pc, #2228] @ 309c8 │ │ │ │ add r6, sp, #64 @ 0x40 │ │ │ │ + movw r9, #7005 @ 0x1b5d │ │ │ │ + ldr r0, [r5, #36] @ 0x24 │ │ │ │ + bl 21edc │ │ │ │ mov r8, r0 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 23de0 │ │ │ │ + bl 23d18 │ │ │ │ subs r1, r0, #0 │ │ │ │ - beq 31810 │ │ │ │ + beq 31cc8 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r0, [r4, #64] @ 0x40 │ │ │ │ cmp r3, r9 │ │ │ │ - beq 317c0 │ │ │ │ - bl b3830 │ │ │ │ - b 2fca4 │ │ │ │ + beq 31c78 │ │ │ │ + bl b9e70 │ │ │ │ + b 3012c │ │ │ │ mov r3, #1 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [r5, #80] @ 0x50 │ │ │ │ - b 2fa60 │ │ │ │ + b 2fed4 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 2fa40 │ │ │ │ + beq 2feb4 │ │ │ │ ldr r1, [r5, #36] @ 0x24 │ │ │ │ ldr r0, [sl, #140] @ 0x8c │ │ │ │ - bl b2b34 │ │ │ │ + bl b903c │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 31f9c │ │ │ │ + beq 32458 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ + mov r1, #768 @ 0x300 │ │ │ │ + movt r1, #8192 @ 0x2000 │ │ │ │ ldr r2, [r5, #44] @ 0x2c │ │ │ │ - ldr r1, [pc, #2088] @ 30534 │ │ │ │ blx r3 │ │ │ │ ldr r0, [sl, #140] @ 0x8c │ │ │ │ mov r1, r6 │ │ │ │ - bl b2b90 │ │ │ │ - b 2fa40 │ │ │ │ + bl b90b0 │ │ │ │ + b 2feb4 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 2fa40 │ │ │ │ + beq 2feb4 │ │ │ │ ldr r0, [r4, #64] @ 0x40 │ │ │ │ - bl b3254 │ │ │ │ + bl b986c │ │ │ │ ldr r0, [r4, #64] @ 0x40 │ │ │ │ - bl b328c │ │ │ │ - bl 38300 │ │ │ │ - b 2fa40 │ │ │ │ - ldr r3, [pc, #2316] @ 30650 │ │ │ │ + bl b98b0 │ │ │ │ + bl 38d38 │ │ │ │ + b 2feb4 │ │ │ │ + ldr r3, [pc, #2304] @ 30ad0 │ │ │ │ ldr r9, [r8, r3] │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 2fa40 │ │ │ │ - ldr r3, [pc, #2016] @ 30538 │ │ │ │ + beq 2feb4 │ │ │ │ + ldr r3, [pc, #2024] @ 309cc │ │ │ │ ldr r7, [r8, r3] │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 2fa40 │ │ │ │ - ldr r0, [pc, #2000] @ 3053c │ │ │ │ + beq 2feb4 │ │ │ │ + ldr r0, [pc, #2008] @ 309d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl ad6fc │ │ │ │ - ldr r1, [pc, #1992] @ 30540 │ │ │ │ + bl b3690 │ │ │ │ + ldr r1, [pc, #2000] @ 309d4 │ │ │ │ + mov fp, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ - str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 2372c │ │ │ │ + bl 23664 │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 2fee0 │ │ │ │ - ldr r2, [pc, #1972] @ 30544 │ │ │ │ + beq 30378 │ │ │ │ + ldr r2, [pc, #1980] @ 309d8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 2441c <__fprintf_chk@plt> │ │ │ │ - ldr r2, [r9] │ │ │ │ - ldr r3, [pc, #1956] @ 30548 │ │ │ │ - ldr r2, [r2, #8] │ │ │ │ - ldr r3, [r8, r3] │ │ │ │ - cmp r2, #0 │ │ │ │ + bl 24354 <__fprintf_chk@plt> │ │ │ │ + ldr r3, [r9] │ │ │ │ ldr r2, [r7] │ │ │ │ + ldr r3, [r3, #8] │ │ │ │ + ldr sl, [r2, #4] │ │ │ │ + ldr r9, [r2, #8] │ │ │ │ + cmp r3, #0 │ │ │ │ + ldr r3, [pc, #1944] @ 309dc │ │ │ │ + ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ - ldmib r2, {r0, ip} │ │ │ │ - beq 31a4c │ │ │ │ - ldr lr, [pc, #1928] @ 3054c │ │ │ │ - ldr r2, [pc, #1928] @ 30550 │ │ │ │ - umull r8, sl, lr, ip │ │ │ │ - umull r8, lr, lr, r0 │ │ │ │ - umull r8, r1, r2, ip │ │ │ │ - umull r8, r2, r2, r0 │ │ │ │ - lsr r8, lr, #7 │ │ │ │ - ldr lr, [pc, #1908] @ 30554 │ │ │ │ - lsr r1, r1, #5 │ │ │ │ - umull fp, r9, lr, r1 │ │ │ │ - lsr sl, sl, #7 │ │ │ │ - lsr r9, r9, #5 │ │ │ │ - rsb r9, r9, r9, lsl #4 │ │ │ │ - sub r9, r1, r9, lsl #2 │ │ │ │ - add r1, r1, r1, lsl #2 │ │ │ │ - add r1, r1, r1, lsl #2 │ │ │ │ - sub r1, ip, r1, lsl #2 │ │ │ │ - str r9, [sp, #24] │ │ │ │ - ldr r9, [pc, #1868] @ 30558 │ │ │ │ - str r1, [sp, #28] │ │ │ │ - lsr r1, ip, #6 │ │ │ │ - umull ip, r1, r9, r1 │ │ │ │ - lsr r2, r2, #5 │ │ │ │ - lsr r1, r1, #2 │ │ │ │ - str r1, [sp, #16] │ │ │ │ - umull ip, r1, lr, sl │ │ │ │ + beq 31f08 │ │ │ │ + movw r1, #34079 @ 0x851f │ │ │ │ + movt r1, #20971 @ 0x51eb │ │ │ │ + movw r0, #6641 @ 0x19f1 │ │ │ │ + movt r0, #1398 @ 0x576 │ │ │ │ + umull ip, lr, r1, r9 │ │ │ │ + movw r2, #34953 @ 0x8889 │ │ │ │ + movt r2, #34952 @ 0x8888 │ │ │ │ + umull ip, r8, r0, r9 │ │ │ │ + umull ip, r0, r0, sl │ │ │ │ + lsr lr, lr, #5 │ │ │ │ + umull ip, r1, r1, sl │ │ │ │ + lsr r0, r0, #7 │ │ │ │ + lsr r8, r8, #7 │ │ │ │ lsr r1, r1, #5 │ │ │ │ - rsb r1, r1, r1, lsl #4 │ │ │ │ - sub sl, sl, r1, lsl #2 │ │ │ │ - umull r1, ip, lr, r2 │ │ │ │ - umull lr, r1, lr, r8 │ │ │ │ + str r0, [sp, #40] @ 0x28 │ │ │ │ + umull r0, ip, r2, lr │ │ │ │ lsr ip, ip, #5 │ │ │ │ - lsr r1, r1, #5 │ │ │ │ - rsb r1, r1, r1, lsl #4 │ │ │ │ rsb ip, ip, ip, lsl #4 │ │ │ │ - sub r8, r8, r1, lsl #2 │ │ │ │ - sub r1, r2, ip, lsl #2 │ │ │ │ - add r2, r2, r2, lsl #2 │ │ │ │ - add r2, r2, r2, lsl #2 │ │ │ │ - sub r2, r0, r2, lsl #2 │ │ │ │ - str r2, [sp, #12] │ │ │ │ - lsr r2, r0, #6 │ │ │ │ - str r1, [sp, #8] │ │ │ │ - umull r1, r2, r9, r2 │ │ │ │ - mov r0, r6 │ │ │ │ + sub ip, lr, ip, lsl #2 │ │ │ │ + str ip, [sp, #24] │ │ │ │ + umull r0, ip, r2, r8 │ │ │ │ + ldr r0, [sp, #40] @ 0x28 │ │ │ │ + lsr ip, ip, #5 │ │ │ │ + rsb ip, ip, ip, lsl #4 │ │ │ │ + sub r8, r8, ip, lsl #2 │ │ │ │ + str r8, [sp, #20] │ │ │ │ + umull ip, r8, r2, r1 │ │ │ │ + umull r2, ip, r2, r0 │ │ │ │ + lsr r2, r8, #5 │ │ │ │ + lsr ip, ip, #5 │ │ │ │ + rsb r2, r2, r2, lsl #4 │ │ │ │ + rsb ip, ip, ip, lsl #4 │ │ │ │ + sub r2, r1, r2, lsl #2 │ │ │ │ + sub r0, r0, ip, lsl #2 │ │ │ │ + movw ip, #39543 @ 0x9a77 │ │ │ │ + movt ip, #46 @ 0x2e │ │ │ │ + stmib sp, {r0, r2} │ │ │ │ + lsr r0, r9, #6 │ │ │ │ + lsr r2, sl, #6 │ │ │ │ + umull r8, r0, ip, r0 │ │ │ │ + umull ip, r2, ip, r2 │ │ │ │ + lsr r0, r0, #2 │ │ │ │ lsr r2, r2, #2 │ │ │ │ str r2, [sp] │ │ │ │ - ldr r2, [pc, #1756] @ 3055c │ │ │ │ + mov r2, #100 @ 0x64 │ │ │ │ + str r0, [sp, #16] │ │ │ │ + mov r0, r6 │ │ │ │ + mls r1, r2, r1, sl │ │ │ │ + mls lr, r2, lr, r9 │ │ │ │ + ldr r2, [pc, #1736] @ 309e0 │ │ │ │ + str r1, [sp, #12] │ │ │ │ mov r1, #1 │ │ │ │ + str lr, [sp, #28] │ │ │ │ add r2, pc, r2 │ │ │ │ - str sl, [sp, #20] │ │ │ │ - str r8, [sp, #4] │ │ │ │ - bl 2441c <__fprintf_chk@plt> │ │ │ │ + bl 24354 <__fprintf_chk@plt> │ │ │ │ ldr r3, [r7] │ │ │ │ ldr r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ - ble 2fed8 │ │ │ │ - ldr r9, [pc, #1720] @ 30560 │ │ │ │ + ble 30370 │ │ │ │ + ldr r9, [pc, #1700] @ 309e4 │ │ │ │ mov r8, #0 │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, r3, r8, lsl #2 │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2441c <__fprintf_chk@plt> │ │ │ │ - ldr r3, [r7] │ │ │ │ add r8, r8, #1 │ │ │ │ + ldr r3, [r3, #12] │ │ │ │ + bl 24354 <__fprintf_chk@plt> │ │ │ │ + ldr r3, [r7] │ │ │ │ ldr r2, [r3] │ │ │ │ cmp r8, r2 │ │ │ │ - blt 2feac │ │ │ │ + blt 30344 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2294c │ │ │ │ - ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 24c8c │ │ │ │ - b 2fa40 │ │ │ │ + bl 228a8 │ │ │ │ + mov r0, fp │ │ │ │ + bl 24bb8 │ │ │ │ + b 2feb4 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 31b24 │ │ │ │ - vldr d7, [r9, #32] │ │ │ │ - vcvt.f32.f64 s14, d7 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - ldr r2, [pc, #1628] @ 30564 │ │ │ │ + beq 31fe4 │ │ │ │ + vldr d0, [r9, #32] │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vcvt.f64.f32 d0, s0 │ │ │ │ + ldr r2, [pc, #1608] @ 309e8 │ │ │ │ mov r1, #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #0 │ │ │ │ - vstr d7, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ - b 2fa40 │ │ │ │ + add r2, pc, r2 │ │ │ │ + vstr d0, [sp] │ │ │ │ + bl b155c │ │ │ │ + b 2feb4 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 2fa40 │ │ │ │ + beq 2feb4 │ │ │ │ ldr r1, [r5, #36] @ 0x24 │ │ │ │ ldr r2, [r4, #132] @ 0x84 │ │ │ │ cmp r1, #0 │ │ │ │ - blt 31e3c │ │ │ │ + blt 322fc │ │ │ │ cmp r1, r2 │ │ │ │ - bge 2fa40 │ │ │ │ + bge 2feb4 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2dcc8 │ │ │ │ - b 2fa40 │ │ │ │ + bl 2df80 │ │ │ │ + b 2feb4 │ │ │ │ ldr r0, [r5, #36] @ 0x24 │ │ │ │ - bl 33e84 │ │ │ │ - b 2fa40 │ │ │ │ + bl 344cc │ │ │ │ + b 2feb4 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 2fa40 │ │ │ │ + beq 2feb4 │ │ │ │ add r9, r9, #1120 @ 0x460 │ │ │ │ - vldr s0, [r9, #12] │ │ │ │ ldr r0, [r5, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ + vldr s0, [r9, #12] │ │ │ │ ldr r6, [r4, #132] @ 0x84 │ │ │ │ - bl 35a18 │ │ │ │ + bl 361f8 │ │ │ │ ldr r3, [r4, #132] @ 0x84 │ │ │ │ cmp r3, r6 │ │ │ │ - beq 2fa40 │ │ │ │ - ldr r2, [r4, #136] @ 0x88 │ │ │ │ - ldr r3, [r4, #120] @ 0x78 │ │ │ │ + beq 2feb4 │ │ │ │ + ldr r2, [r4, #120] @ 0x78 │ │ │ │ + ldr r3, [r4, #136] @ 0x88 │ │ │ │ add r2, r2, #1 │ │ │ │ add r3, r3, #1 │ │ │ │ - str r2, [r4, #136] @ 0x88 │ │ │ │ - str r3, [r4, #120] @ 0x78 │ │ │ │ - b 2fa40 │ │ │ │ - ldr r0, [pc, #1472] @ 30568 │ │ │ │ - ldr r3, [r5, #44] @ 0x2c │ │ │ │ + str r2, [r4, #120] @ 0x78 │ │ │ │ + str r3, [r4, #136] @ 0x88 │ │ │ │ + b 2feb4 │ │ │ │ + ldr r0, [pc, #1452] @ 309ec │ │ │ │ + mov r2, #3 │ │ │ │ ldr r1, [r5, #36] @ 0x24 │ │ │ │ + ldr r3, [r5, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r2, #3 │ │ │ │ str r4, [sp] │ │ │ │ - bl 324a4 │ │ │ │ + bl 3293c │ │ │ │ cmn r0, #3 │ │ │ │ mov r6, r0 │ │ │ │ - beq 31ffc │ │ │ │ + beq 324b8 │ │ │ │ cmp r0, #0 │ │ │ │ - bgt 2fa40 │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ + bgt 2feb4 │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ - str r2, [sp] │ │ │ │ - ldr r2, [pc, #1416] @ 3056c │ │ │ │ mov r1, #2 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #1 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r3, [pc, #1400] @ 30570 │ │ │ │ add r6, r6, #4 │ │ │ │ + ldr r2, [r5, #44] @ 0x2c │ │ │ │ + str r2, [sp] │ │ │ │ + ldr r2, [pc, #1384] @ 309f0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r3, [pc, #1376] @ 309f4 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r6, #4 │ │ │ │ - bhi 32320 │ │ │ │ + bhi 32718 │ │ │ │ add r6, r6, r6 │ │ │ │ ldrh r6, [r3, r6] │ │ │ │ add pc, pc, r6, lsl #2 │ │ │ │ nop {0} │ │ │ │ - ldr r0, [pc, #1368] @ 30574 │ │ │ │ - ldr r1, [r5, #36] @ 0x24 │ │ │ │ + ldr r0, [pc, #1348] @ 309f8 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ - add r0, pc, r0 │ │ │ │ mov r2, #6 │ │ │ │ + ldr r1, [r5, #36] @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ - bl 324a4 │ │ │ │ - ldr r3, [r5, #36] @ 0x24 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl 3293c │ │ │ │ subs r6, r0, #0 │ │ │ │ - ble 31958 │ │ │ │ - ldr r2, [pc, #1332] @ 30578 │ │ │ │ + ldr r3, [r5, #36] @ 0x24 │ │ │ │ + ble 31e14 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r2, [pc, #1304] @ 309fc │ │ │ │ str r1, [sp] │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #4 │ │ │ │ - mov r0, #0 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ - bl 24c8c │ │ │ │ - b 2fa40 │ │ │ │ - ldr r0, [pc, #1296] @ 3057c │ │ │ │ + bl 24bb8 │ │ │ │ + b 2feb4 │ │ │ │ + ldr r0, [pc, #1276] @ 30a00 │ │ │ │ + mov r2, r4 │ │ │ │ ldr r1, [r5, #36] @ 0x24 │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r2, r4 │ │ │ │ - bl 32720 │ │ │ │ + bl 32bf0 │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 2fa40 │ │ │ │ + beq 2feb4 │ │ │ │ ldr r2, [r5, #44] @ 0x2c │ │ │ │ ldr r1, [r5, #52] @ 0x34 │ │ │ │ cmp r2, #0 │ │ │ │ - bge 3009c │ │ │ │ - ldr r3, [pc, #1440] @ 30638 │ │ │ │ + bge 30534 │ │ │ │ + ldr r3, [pc, #1416] @ 30ab8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ - ldr r3, [pc, #1244] @ 30580 │ │ │ │ mov r0, #1 │ │ │ │ - add r3, pc, r3 │ │ │ │ str r6, [sp] │ │ │ │ - bl 37eec │ │ │ │ + ldr r3, [pc, #1216] @ 30a04 │ │ │ │ + add r3, pc, r3 │ │ │ │ + bl 388cc │ │ │ │ mov r0, r6 │ │ │ │ - bl 24c8c │ │ │ │ - b 2fa40 │ │ │ │ - ldr r0, [r4, #36] @ 0x24 │ │ │ │ - bl 102b28 │ │ │ │ + bl 24bb8 │ │ │ │ + b 2feb4 │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ + bl 10d04c │ │ │ │ vcvt.s32.f64 s15, d0 │ │ │ │ - vmov r7, s15 │ │ │ │ - bl 102c9c │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ - asr r9, r7, #31 │ │ │ │ + vmov r7, s15 │ │ │ │ + bl 10d1c4 │ │ │ │ vcvt.s32.f64 s15, d0 │ │ │ │ + ldr r0, [r4, #36] @ 0x24 │ │ │ │ vmov r6, s15 │ │ │ │ - bl 102d18 │ │ │ │ - ldr r1, [pc, #1172] @ 30584 │ │ │ │ - vldr d1, [pc, #1004] @ 304e0 │ │ │ │ - add r1, pc, r1 │ │ │ │ - vldr d0, [pc, #1004] @ 304e8 │ │ │ │ + bl 10d238 │ │ │ │ vmov s4, r0 │ │ │ │ + vmov.i64 d0, #0x0000000000000000 │ │ │ │ mov r0, #0 │ │ │ │ + ldr r1, [pc, #1144] @ 30a08 │ │ │ │ + vldr d1, [pc, #1004] @ 30980 │ │ │ │ + add r1, pc, r1 │ │ │ │ vcvt.f64.s32 d2, s4 │ │ │ │ - bl 380b0 │ │ │ │ - ldr r3, [pc, #1320] @ 30638 │ │ │ │ - ldr r0, [pc, #1088] @ 30554 │ │ │ │ + bl 38ab0 │ │ │ │ + ldr r3, [pc, #1300] @ 30ab8 │ │ │ │ + movw lr, #34953 @ 0x8889 │ │ │ │ + movt lr, #34952 @ 0x8888 │ │ │ │ + asr ip, r7, #31 │ │ │ │ + asr r0, r6, #31 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ - ldr ip, [pc, #1132] @ 30588 │ │ │ │ ldr r2, [r3] │ │ │ │ - smull r3, r1, r0, r7 │ │ │ │ - smull lr, r3, r0, r6 │ │ │ │ + smull r3, r1, lr, r7 │ │ │ │ + smull r8, r3, lr, r6 │ │ │ │ add r1, r1, r7 │ │ │ │ - asr lr, r6, #31 │ │ │ │ + rsb r1, ip, r1, asr #5 │ │ │ │ add r3, r3, r6 │ │ │ │ - rsb r1, r9, r1, asr #5 │ │ │ │ - rsb r3, lr, r3, asr #5 │ │ │ │ - smull sl, r8, r0, r1 │ │ │ │ - smull sl, r0, r0, r3 │ │ │ │ - smull fp, sl, ip, r7 │ │ │ │ - smull fp, ip, ip, r6 │ │ │ │ - add r8, r8, r1 │ │ │ │ - add ip, ip, r6 │ │ │ │ - rsb lr, lr, ip, asr #11 │ │ │ │ - asr ip, r1, #31 │ │ │ │ - rsb ip, ip, r8, asr #5 │ │ │ │ - rsb ip, ip, ip, lsl #4 │ │ │ │ - sub ip, r1, ip, lsl #2 │ │ │ │ + rsb r3, r0, r3, asr #5 │ │ │ │ + smull r8, r9, lr, r1 │ │ │ │ + smull r8, lr, lr, r3 │ │ │ │ + asr r8, r1, #31 │ │ │ │ + add r9, r9, r1 │ │ │ │ + rsb r8, r8, r9, asr #5 │ │ │ │ + add lr, lr, r3 │ │ │ │ + rsb r8, r8, r8, lsl #4 │ │ │ │ + sub r8, r1, r8, lsl #2 │ │ │ │ rsb r1, r1, r1, lsl #4 │ │ │ │ sub r1, r7, r1, lsl #2 │ │ │ │ - add r0, r0, r3 │ │ │ │ + str r8, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ asr r1, r3, #31 │ │ │ │ - rsb r1, r1, r0, asr #5 │ │ │ │ + rsb r1, r1, lr, asr #5 │ │ │ │ rsb r1, r1, r1, lsl #4 │ │ │ │ sub r1, r3, r1, lsl #2 │ │ │ │ rsb r3, r3, r3, lsl #4 │ │ │ │ sub r3, r6, r3, lsl #2 │ │ │ │ - add sl, sl, r7 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - rsb r9, r9, sl, asr #11 │ │ │ │ - ldr r3, [pc, #1004] @ 3058c │ │ │ │ str r1, [sp, #8] │ │ │ │ - str r9, [sp, #16] │ │ │ │ + str r3, [sp, #12] │ │ │ │ + movw r3, #46021 @ 0xb3c5 │ │ │ │ + movt r3, #37282 @ 0x91a2 │ │ │ │ + ldr r1, [r4, #4] │ │ │ │ + str r1, [sp] │ │ │ │ + smull lr, r1, r3, r7 │ │ │ │ + add r1, r1, r7 │ │ │ │ + rsb ip, ip, r1, asr #11 │ │ │ │ + smull r1, r3, r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ - str lr, [sp, #4] │ │ │ │ - str ip, [sp, #20] │ │ │ │ - ldr r0, [r4, #4] │ │ │ │ - str r0, [sp] │ │ │ │ - add r3, pc, r3 │ │ │ │ + str ip, [sp, #16] │ │ │ │ + add r3, r3, r6 │ │ │ │ + rsb r0, r0, r3, asr #11 │ │ │ │ + ldr r3, [pc, #948] @ 30a0c │ │ │ │ + str r0, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ - bl 37eec │ │ │ │ - b 2fa40 │ │ │ │ - ldr r3, [pc, #960] @ 30590 │ │ │ │ + add r3, pc, r3 │ │ │ │ + bl 388cc │ │ │ │ + b 2feb4 │ │ │ │ + ldr r3, [pc, #928] @ 30a10 │ │ │ │ ldr r2, [r5, #36] @ 0x24 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r2, [r3] │ │ │ │ - b 2fa40 │ │ │ │ + b 2feb4 │ │ │ │ mov r0, #0 │ │ │ │ - bl 37348 │ │ │ │ - ldr r2, [pc, #936] @ 30594 │ │ │ │ - mov r1, #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ + bl 37c3c │ │ │ │ + ldr r2, [pc, #904] @ 30a14 │ │ │ │ mov r3, r0 │ │ │ │ + mov r1, #4 │ │ │ │ mov r0, #0 │ │ │ │ - bl ab6e0 │ │ │ │ - b 2fa40 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 2feb4 │ │ │ │ mov r0, #1 │ │ │ │ - bl 37348 │ │ │ │ + bl 37c3c │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 31d54 │ │ │ │ - ldr r2, [pc, #896] @ 30598 │ │ │ │ + beq 32214 │ │ │ │ + ldr r2, [pc, #864] @ 30a18 │ │ │ │ mov r3, r6 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, #0 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r0, r6 │ │ │ │ - bl 24c8c │ │ │ │ - b 2fa40 │ │ │ │ + bl 24bb8 │ │ │ │ + b 2feb4 │ │ │ │ mov r0, #2 │ │ │ │ - bl 37348 │ │ │ │ + bl 37c3c │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 31e98 │ │ │ │ - ldr r2, [pc, #848] @ 3059c │ │ │ │ + beq 32358 │ │ │ │ + ldr r2, [pc, #816] @ 30a1c │ │ │ │ mov r3, r6 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, #0 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r0, r6 │ │ │ │ - bl 24c8c │ │ │ │ - b 2fa40 │ │ │ │ + bl 24bb8 │ │ │ │ + b 2feb4 │ │ │ │ ldr r3, [r4, #1172] @ 0x494 │ │ │ │ cmp r3, #9 │ │ │ │ - beq 31f30 │ │ │ │ + beq 323ec │ │ │ │ ldr r0, [r4, #32] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 2fa40 │ │ │ │ + beq 2feb4 │ │ │ │ ldr r3, [r0, #24] │ │ │ │ cmp r3, #16 │ │ │ │ - bne 2fa40 │ │ │ │ - bl 1b2640 │ │ │ │ - ldr r3, [pc, #928] @ 30638 │ │ │ │ + bne 2feb4 │ │ │ │ + bl 1c4358 │ │ │ │ + ldr r3, [pc, #896] @ 30ab8 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r7, [r3] │ │ │ │ - bl 1b25ec │ │ │ │ + bl 1c42fc │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 1b259c │ │ │ │ - ldr r3, [pc, #744] @ 305a0 │ │ │ │ + bl 1c429c │ │ │ │ + ldr r3, [pc, #712] @ 30a20 │ │ │ │ mov r1, #1 │ │ │ │ - add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ - mov ip, r0 │ │ │ │ - stm sp, {r6, ip} │ │ │ │ + str r6, [sp] │ │ │ │ + str r0, [sp, #4] │ │ │ │ mov r0, #0 │ │ │ │ - bl 37eec │ │ │ │ - b 2fa40 │ │ │ │ + add r3, pc, r3 │ │ │ │ + bl 388cc │ │ │ │ + b 2feb4 │ │ │ │ mov r0, #11 │ │ │ │ - bl 37348 │ │ │ │ + bl 37c3c │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 31de0 │ │ │ │ - ldr r2, [pc, #696] @ 305a4 │ │ │ │ + beq 322a0 │ │ │ │ + ldr r2, [pc, #664] @ 30a24 │ │ │ │ mov r3, r6 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, #0 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r0, r6 │ │ │ │ - bl 24c8c │ │ │ │ - b 2fa40 │ │ │ │ - bl ae04c │ │ │ │ + bl 24bb8 │ │ │ │ + b 2feb4 │ │ │ │ + bl b40a4 │ │ │ │ ldr r1, [r5, #36] @ 0x24 │ │ │ │ mov r6, r0 │ │ │ │ - bl ae84c │ │ │ │ + bl b4934 │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ - bne 31840 │ │ │ │ + bne 31cf8 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #0 │ │ │ │ - bl af750 │ │ │ │ + bl b59ac │ │ │ │ cmp r0, #3 │ │ │ │ - bne 30324 │ │ │ │ + bne 307c4 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ - bl ae664 │ │ │ │ + bl b4730 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, r6 │ │ │ │ - bl ae6dc │ │ │ │ + bl b47bc │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl b0074 │ │ │ │ + bl b63a0 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r4, #20] │ │ │ │ mov r0, #1 │ │ │ │ - b 2fa44 │ │ │ │ + b 2feb8 │ │ │ │ mov r0, #3 │ │ │ │ - bl 37348 │ │ │ │ + bl 37c3c │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 31c78 │ │ │ │ - ldr r2, [pc, #544] @ 305a8 │ │ │ │ + beq 32138 │ │ │ │ + ldr r2, [pc, #512] @ 30a28 │ │ │ │ mov r3, r6 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, #0 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r0, r6 │ │ │ │ - bl 24c8c │ │ │ │ - b 2fa40 │ │ │ │ + bl 24bb8 │ │ │ │ + b 2feb4 │ │ │ │ mov r0, #4 │ │ │ │ - bl 37348 │ │ │ │ + bl 37c3c │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 31eac │ │ │ │ - ldr r2, [pc, #496] @ 305ac │ │ │ │ + beq 3236c │ │ │ │ + ldr r2, [pc, #464] @ 30a2c │ │ │ │ mov r3, r6 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, #0 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r0, r6 │ │ │ │ - bl 24c8c │ │ │ │ - b 2fa40 │ │ │ │ - ldr r3, [pc, #464] @ 305b0 │ │ │ │ + bl 24bb8 │ │ │ │ + b 2feb4 │ │ │ │ + ldr r3, [pc, #432] @ 30a30 │ │ │ │ vldr s14, [r5, #36] @ 0x24 │ │ │ │ ldr r6, [r8, r3] │ │ │ │ vldr s15, [r6] │ │ │ │ vmul.f32 s15, s15, s14 │ │ │ │ vstr s15, [r6] │ │ │ │ - bl 38300 │ │ │ │ - vldr s14, [r6] │ │ │ │ - ldr r2, [pc, #568] @ 30638 │ │ │ │ - ldr r3, [pc, #432] @ 305b4 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ + bl 38d38 │ │ │ │ + vldr s15, [r6] │ │ │ │ + mov r1, #1 │ │ │ │ + mov r0, #3 │ │ │ │ + ldr r2, [pc, #528] @ 30ab8 │ │ │ │ + ldr r3, [pc, #392] @ 30a34 │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r2] │ │ │ │ - mov r1, #1 │ │ │ │ - mov r0, #3 │ │ │ │ - vstr d7, [sp] │ │ │ │ - bl 37eec │ │ │ │ - b 2fa40 │ │ │ │ + vstr d16, [sp] │ │ │ │ + bl 388cc │ │ │ │ + b 2feb4 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 2fa40 │ │ │ │ + beq 2feb4 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #19 │ │ │ │ - bne 2fa40 │ │ │ │ + bne 2feb4 │ │ │ │ ldr r3, [r4, #36] @ 0x24 │ │ │ │ vldr s0, [r5, #36] @ 0x24 │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 1b3d98 │ │ │ │ - b 2fa40 │ │ │ │ + bl 1c5bb0 │ │ │ │ + b 2feb4 │ │ │ │ ldr r3, [r4, #1172] @ 0x494 │ │ │ │ cmp r3, #9 │ │ │ │ - beq 31d38 │ │ │ │ + beq 321f8 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 2fa40 │ │ │ │ + beq 2feb4 │ │ │ │ ldr r3, [r0, #24] │ │ │ │ cmp r3, #16 │ │ │ │ - bne 2fa40 │ │ │ │ - vldr s14, [r5, #36] @ 0x24 │ │ │ │ - vmov.f64 d6, #96 @ 0x3f000000 0.5 │ │ │ │ - vcmpe.f32 s14, #0.0 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ + bne 2feb4 │ │ │ │ + vldr s15, [r5, #36] @ 0x24 │ │ │ │ + vmov.f64 d17, #96 @ 0x3f000000 0.5 │ │ │ │ + vcmpe.f32 s15, #0.0 │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - vsubmi.f64 d7, d7, d6 │ │ │ │ - vaddpl.f64 d7, d7, d6 │ │ │ │ - vcvt.s32.f64 s15, d7 │ │ │ │ + vsubmi.f64 d16, d16, d17 │ │ │ │ + vaddpl.f64 d16, d16, d17 │ │ │ │ + vcvt.s32.f64 s15, d16 │ │ │ │ vmov r1, s15 │ │ │ │ - bl 1b2814 │ │ │ │ - ldr r3, [pc, #404] @ 30638 │ │ │ │ + bl 1c4558 │ │ │ │ + ldr r3, [pc, #372] @ 30ab8 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r7, [r3] │ │ │ │ - bl 1b25ec │ │ │ │ + bl 1c42fc │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 1b2624 │ │ │ │ - ldr r3, [pc, #244] @ 305b8 │ │ │ │ + bl 1c433c │ │ │ │ + ldr r3, [pc, #212] @ 30a38 │ │ │ │ mov r1, #1 │ │ │ │ - add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ - mov ip, r0 │ │ │ │ - stm sp, {r6, ip} │ │ │ │ + str r6, [sp] │ │ │ │ + str r0, [sp, #4] │ │ │ │ mov r0, #0 │ │ │ │ - bl 37eec │ │ │ │ - b 2fa40 │ │ │ │ + add r3, pc, r3 │ │ │ │ + bl 388cc │ │ │ │ + b 2feb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subsmi r0, r9, r0 │ │ │ │ - ... │ │ │ │ - eorseq lr, r0, ip, lsl #19 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eorseq lr, r0, r4, ror #18 │ │ │ │ - andseq r7, r9, r8, lsr sl │ │ │ │ - ldrdeq sl, [pc], -r8 @ │ │ │ │ - eorseq r2, r0, r8, ror r6 │ │ │ │ - eoreq sl, pc, ip, ror #12 │ │ │ │ - eorseq lr, r0, r0, asr r8 │ │ │ │ - andseq r6, sp, r2, lsr ip │ │ │ │ - eoreq sl, pc, r4, asr #10 │ │ │ │ - ldrshteq r2, [r0], -r4 │ │ │ │ - ldrdeq r1, [r0], -r4 │ │ │ │ - @ instruction: 0x000017bc │ │ │ │ - @ instruction: 0x001977f8 │ │ │ │ - @ instruction: 0x00197df8 │ │ │ │ - andseq r6, sp, r0, ror #22 │ │ │ │ - @ instruction: 0x001c78b8 │ │ │ │ - andcs r0, r0, r0, lsl #6 │ │ │ │ - andeq r1, r0, ip, lsr #20 │ │ │ │ - andseq r7, r9, r0, lsl #17 │ │ │ │ - @ instruction: 0x0019b5b0 │ │ │ │ - andseq r7, r9, r8, ror #16 │ │ │ │ - andeq r1, r0, ip, asr fp │ │ │ │ - ldrbeq r1, [r6, #-2545]! @ 0xfffff60f │ │ │ │ - mvnpl r8, pc, lsl r5 │ │ │ │ - stmhi r8, {r0, r3, r7, fp, pc} │ │ │ │ - eoreq r9, lr, r7, ror sl │ │ │ │ - @ instruction: 0x001977b4 │ │ │ │ - @ instruction: 0x001cc9fc │ │ │ │ - andseq r7, r9, ip, asr sl │ │ │ │ - eorseq r2, r0, r4, ror r0 │ │ │ │ - andseq r7, r9, r4, ror #8 │ │ │ │ - @ instruction: 0x001d67d0 │ │ │ │ - eorseq r2, r0, r0 │ │ │ │ - @ instruction: 0x001974b8 │ │ │ │ - ldrhteq r1, [r0], -r4 │ │ │ │ - @ instruction: 0x001975f0 │ │ │ │ - andseq ip, sl, ip, lsr #4 │ │ │ │ - @ instruction: 0x91a2b3c5 │ │ │ │ - andseq r7, r9, r4, lsl #10 │ │ │ │ - andeq r1, r0, ip, asr #12 │ │ │ │ - @ instruction: 0x001975f8 │ │ │ │ - andseq r7, r9, r0, ror #11 │ │ │ │ - andseq r7, r9, r4, asr #11 │ │ │ │ - andseq r7, r9, r4, lsr r4 │ │ │ │ - @ instruction: 0x001975fc │ │ │ │ - andseq r7, r9, r0, lsr #9 │ │ │ │ - andseq r7, r9, r8, lsl #9 │ │ │ │ - andeq r1, r0, r8, asr ip │ │ │ │ - @ instruction: 0x001971bc │ │ │ │ - andseq r7, r9, r0, lsr r2 │ │ │ │ - eorseq pc, r0, r8, ror r9 @ │ │ │ │ - eorseq pc, r0, r0, ror #18 │ │ │ │ - andeq r1, r0, r4, lsl r8 │ │ │ │ - andeq r1, r0, r4, asr #18 │ │ │ │ - ldrdeq r1, [r0], -r0 │ │ │ │ - andeq r1, r0, r4, asr #24 │ │ │ │ - andeq r1, r0, r8, lsr #18 │ │ │ │ - andseq r6, r9, r0, asr lr │ │ │ │ - eorseq r7, r1, ip, lsl #30 │ │ │ │ - eorseq pc, r0, r8, asr #13 │ │ │ │ - andseq r6, r9, r0, lsl #30 │ │ │ │ - andseq r6, r9, r4, ror #29 │ │ │ │ - andseq r6, r9, r8, asr #29 │ │ │ │ - andseq r6, r9, ip, lsr #29 │ │ │ │ + eorseq lr, r2, r4, lsl r5 │ │ │ │ muleq r0, ip, ip │ │ │ │ - andseq r6, r9, r0, asr #29 │ │ │ │ - @ instruction: 0x00196bfc │ │ │ │ + eorseq lr, r2, r4, lsl #10 │ │ │ │ + andseq r9, sl, r8, lsr #16 │ │ │ │ + eorseq sl, r1, r8, ror #4 │ │ │ │ + eorseq r2, r2, r8, lsl #4 │ │ │ │ + eorseq sl, r1, r4, lsl #4 │ │ │ │ + eorseq lr, r2, ip, ror #7 │ │ │ │ + @ instruction: 0x001e89fa │ │ │ │ + eorseq sl, r1, ip, asr #1 │ │ │ │ + eorseq r2, r2, ip, rrx │ │ │ │ + andeq r1, r0, r0, asr #17 │ │ │ │ + andeq r1, r0, r8, lsr #15 │ │ │ │ + @ instruction: 0x001a95bc │ │ │ │ + @ instruction: 0x001a9bb8 │ │ │ │ + andseq r8, lr, r8, lsr #18 │ │ │ │ + andseq r9, sp, r4, ror r6 │ │ │ │ + andeq r1, r0, r8, lsl sl │ │ │ │ + andseq r9, sl, r4, asr #12 │ │ │ │ + andseq sp, sl, r0, ror r3 │ │ │ │ + andseq r9, sl, ip, lsr #12 │ │ │ │ + andeq r1, r0, r8, asr #22 │ │ │ │ + andseq r9, sl, r4, ror #10 │ │ │ │ + @ instruction: 0x001de7b4 │ │ │ │ + andseq r9, sl, r0, lsl r8 │ │ │ │ + eorseq r1, r2, r8, ror #23 │ │ │ │ + andseq r9, sl, r4, lsl r2 │ │ │ │ + andseq r8, lr, r8, lsl #11 │ │ │ │ + eorseq r1, r2, r0, ror fp │ │ │ │ + andseq r9, sl, r8, ror #4 │ │ │ │ + eorseq r1, r2, r8, lsr #22 │ │ │ │ + andseq r9, sl, r4, lsr #7 │ │ │ │ + @ instruction: 0x001bdfdc │ │ │ │ + @ instruction: 0x001a92b0 │ │ │ │ + andeq r1, r0, r8, lsr r6 │ │ │ │ + andseq r9, sl, r0, lsr #7 │ │ │ │ + andseq r9, sl, r8, lsl #7 │ │ │ │ + andseq r9, sl, ip, ror #6 │ │ │ │ + @ instruction: 0x001a91d4 │ │ │ │ + andseq r9, sl, r4, lsr #7 │ │ │ │ + andseq r9, sl, r8, asr #4 │ │ │ │ + andseq r9, sl, r0, lsr r2 │ │ │ │ + andeq r1, r0, r4, asr #24 │ │ │ │ + andseq r8, sl, r4, ror #30 │ │ │ │ + @ instruction: 0x001a8fd0 │ │ │ │ + ldrshteq pc, [r2], -r8 @ │ │ │ │ + ldrsbteq pc, [r2], -ip @ │ │ │ │ + andeq r1, r0, r0, lsl #16 │ │ │ │ + andeq r1, r0, r0, lsr r9 │ │ │ │ + @ instruction: 0x000018bc │ │ │ │ + andeq r1, r0, r0, lsr ip │ │ │ │ + andeq r1, r0, r4, lsl r9 │ │ │ │ + andseq r8, sl, ip, lsl ip │ │ │ │ + eorseq r7, r3, ip, lsl #21 │ │ │ │ + eorseq pc, r2, ip, lsr r2 @ │ │ │ │ + andseq r8, sl, r4, asr #25 │ │ │ │ + andseq r8, sl, r8, lsr #25 │ │ │ │ + andseq r8, sl, ip, lsl #25 │ │ │ │ + andseq r8, sl, r0, ror ip │ │ │ │ + andeq r1, r0, r8, lsl #25 │ │ │ │ + andseq r8, sl, r4, lsl #25 │ │ │ │ + @ instruction: 0x001a89bc │ │ │ │ + strdeq r1, [r0], -r0 │ │ │ │ + ldrdeq r1, [r0], -r0 │ │ │ │ + andeq r1, r0, r0, lsl #17 │ │ │ │ + andeq r1, r0, r0, lsl #26 │ │ │ │ + muleq r0, r8, r7 │ │ │ │ + andeq r1, r0, r8, ror #11 │ │ │ │ + andeq r1, r0, r4, asr #13 │ │ │ │ + @ instruction: 0x001a8afc │ │ │ │ + ldrdeq r1, [r0], -r4 │ │ │ │ + muleq r0, r4, ip │ │ │ │ + ldrhteq r0, [r2], -r4 │ │ │ │ + andseq r8, sl, ip, lsr r5 │ │ │ │ + andseq r7, lr, lr, asr #16 │ │ │ │ + andseq r8, sl, r8, asr r9 │ │ │ │ andeq r1, r0, r4, lsl #22 │ │ │ │ - andeq r1, r0, r4, ror #19 │ │ │ │ - muleq r0, r4, r8 │ │ │ │ - andeq r1, r0, r4, lsl sp │ │ │ │ - andeq r1, r0, ip, lsr #15 │ │ │ │ - strdeq r1, [r0], -ip │ │ │ │ - ldrdeq r1, [r0], -r8 │ │ │ │ - andseq r6, r9, ip, lsl sp │ │ │ │ - andeq r1, r0, r8, ror #25 │ │ │ │ - andeq r1, r0, r8, lsr #25 │ │ │ │ - eorseq r1, r0, r8, lsl r3 │ │ │ │ - andseq r6, r9, r4, ror r7 │ │ │ │ - andseq r5, sp, lr, ror sl │ │ │ │ - mulseq r9, r0, fp │ │ │ │ - andeq r1, r0, r8, lsl fp │ │ │ │ - @ instruction: 0x001968d4 │ │ │ │ - andseq r6, r9, r0, asr #21 │ │ │ │ - andseq r6, r9, ip, asr #19 │ │ │ │ - @ instruction: 0x001969b0 │ │ │ │ - andseq r6, r9, ip, lsr sl │ │ │ │ - ldrdeq r1, [r0], -ip │ │ │ │ - @ instruction: 0x000016b0 │ │ │ │ - @ instruction: 0x00001bb0 │ │ │ │ + mulseq sl, r8, r6 │ │ │ │ + andseq r8, sl, ip, lsl #17 │ │ │ │ + mulseq sl, r8, r7 │ │ │ │ + andseq r8, sl, ip, ror r7 │ │ │ │ + andseq r8, sl, r8, lsl #16 │ │ │ │ + andeq r1, r0, r8, asr #17 │ │ │ │ + muleq r0, ip, r6 │ │ │ │ + muleq r0, ip, fp │ │ │ │ sbcmi r0, r8, #0 │ │ │ │ ldr r3, [r4, #36] @ 0x24 │ │ │ │ ldr r0, [r3, #3160] @ 0xc58 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 2fa40 │ │ │ │ + beq 2feb4 │ │ │ │ add r2, r5, #36 @ 0x24 │ │ │ │ mov r1, #1360 @ 0x550 │ │ │ │ - bl c7528 │ │ │ │ - b 2fa40 │ │ │ │ - ldr r2, [pc, #-204] @ 305bc │ │ │ │ + bl cebc8 │ │ │ │ + b 2feb4 │ │ │ │ + ldr r2, [pc, #-204] @ 30a3c │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [r2, #12] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 2fa40 │ │ │ │ - ldr r9, [pc, #-224] @ 305c0 │ │ │ │ + beq 2feb4 │ │ │ │ + ldr r9, [pc, #-224] @ 30a40 │ │ │ │ add sl, r2, #12 │ │ │ │ + mov fp, #2 │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, r9, #12 │ │ │ │ - mov fp, #2 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - b 306bc │ │ │ │ + b 30b3c │ │ │ │ cmp r6, #0 │ │ │ │ - beq 2fa40 │ │ │ │ + beq 2feb4 │ │ │ │ mov r7, r6 │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ ldr r6, [r6] │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ cmp r3, r8 │ │ │ │ movne sl, r7 │ │ │ │ - bne 306b4 │ │ │ │ + bne 30b34 │ │ │ │ ldr r0, [r7, #4] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ - bl 160234 │ │ │ │ + bl 16e40c │ │ │ │ str fp, [r9, #28] │ │ │ │ - b 306b4 │ │ │ │ + b 30b34 │ │ │ │ ldr r3, [r4, #36] @ 0x24 │ │ │ │ ldr r0, [r3, #3160] @ 0xc58 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 2fa40 │ │ │ │ + beq 2feb4 │ │ │ │ add r2, r5, #36 @ 0x24 │ │ │ │ movw r1, #1361 @ 0x551 │ │ │ │ - bl c7528 │ │ │ │ - b 2fa40 │ │ │ │ + bl cebc8 │ │ │ │ + b 2feb4 │ │ │ │ ldr r3, [r4, #1172] @ 0x494 │ │ │ │ cmp r3, #9 │ │ │ │ - bne 2fa40 │ │ │ │ + bne 2feb4 │ │ │ │ ldr r3, [r4, #36] @ 0x24 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r3, #3184] @ 0xc70 │ │ │ │ - bl 1b71d4 │ │ │ │ - b 2fa40 │ │ │ │ + bl 1c92b4 │ │ │ │ + b 2feb4 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 2fa40 │ │ │ │ + beq 2feb4 │ │ │ │ ldr r3, [r0, #24] │ │ │ │ cmp r3, #9 │ │ │ │ - bne 2fa40 │ │ │ │ + bne 2feb4 │ │ │ │ ldr r1, [r5, #36] @ 0x24 │ │ │ │ - bl 17b364 │ │ │ │ - b 2fa40 │ │ │ │ - ldr r3, [pc, #-412] @ 305c4 │ │ │ │ + bl 18a774 │ │ │ │ + b 2feb4 │ │ │ │ + ldr r3, [pc, #-412] @ 30a44 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 31b4c │ │ │ │ + bne 3200c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #0 │ │ │ │ - bl af750 │ │ │ │ + bl b59ac │ │ │ │ cmp r0, #3 │ │ │ │ - bne 3076c │ │ │ │ + bne 30bec │ │ │ │ mov r3, #4 │ │ │ │ str r3, [r4, #20] │ │ │ │ - b 30368 │ │ │ │ + b 30808 │ │ │ │ cmp r9, #0 │ │ │ │ ldr r3, [r5, #28] │ │ │ │ - beq 31a08 │ │ │ │ + beq 31ec4 │ │ │ │ cmp r3, #1 │ │ │ │ add r3, r9, #1120 @ 0x460 │ │ │ │ - vldr s14, [r3, #12] │ │ │ │ vldr s15, [r5, #36] @ 0x24 │ │ │ │ + vldr s14, [r3, #12] │ │ │ │ vcvt.s32.f32 s14, s14 │ │ │ │ vstr s14, [r4] │ │ │ │ - ble 319dc │ │ │ │ + ble 31e98 │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ cmp r3, #2 │ │ │ │ - beq 31bf0 │ │ │ │ + beq 320b0 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 319dc │ │ │ │ - ldr r3, [pc, #-524] @ 305c8 │ │ │ │ + beq 31e98 │ │ │ │ + ldr r3, [pc, #-524] @ 30a48 │ │ │ │ mov r2, #3 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r2, [r3] │ │ │ │ mov r3, #5 │ │ │ │ str r3, [r4, #4] │ │ │ │ - vldr s13, [pc, #-400] @ 3065c │ │ │ │ - ldr r3, [pc, #-548] @ 305cc │ │ │ │ + vldr s13, [pc, #-400] @ 30adc │ │ │ │ + ldr r3, [pc, #-548] @ 30a4c │ │ │ │ vdiv.f32 s14, s15, s13 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ vstr s14, [r3] │ │ │ │ - b 30368 │ │ │ │ + b 30808 │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ - ldr r7, [r5, #44] @ 0x2c │ │ │ │ + ldr r6, [r5, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ - ble 318c0 │ │ │ │ - cmp r7, #0 │ │ │ │ - bne 318b8 │ │ │ │ + ble 31d78 │ │ │ │ + cmp r6, #0 │ │ │ │ + bne 31d70 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 318b8 │ │ │ │ - bl afb78 │ │ │ │ + beq 31d70 │ │ │ │ + bl b5e28 │ │ │ │ + mov r2, r6 │ │ │ │ mov r1, #1 │ │ │ │ - mov r2, r7 │ │ │ │ mov r6, r0 │ │ │ │ - bl af750 │ │ │ │ + bl b59ac │ │ │ │ cmp r0, #1 │ │ │ │ - beq 320b4 │ │ │ │ + beq 32570 │ │ │ │ mov r0, r6 │ │ │ │ - bl af080 │ │ │ │ - b 30368 │ │ │ │ - ldr r3, [pc, #-640] @ 305d0 │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ + bl b5248 │ │ │ │ + b 30808 │ │ │ │ + ldr r3, [pc, #-640] @ 30a50 │ │ │ │ + ldr r1, [pc, #-640] @ 30a54 │ │ │ │ + ldr r2, [r5, #36] @ 0x24 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ + ldr r1, [r8, r1] │ │ │ │ ldr r3, [r3] │ │ │ │ + ldr r0, [r1] │ │ │ │ subs r3, r3, #0 │ │ │ │ movne r3, #1 │ │ │ │ cmp r9, #0 │ │ │ │ movne r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ - ldr r3, [pc, #-672] @ 305d4 │ │ │ │ - moveq r1, #3 │ │ │ │ - ldr r6, [r8, r3] │ │ │ │ - movne r1, #1 │ │ │ │ - ldr r3, [r6] │ │ │ │ - cmp r3, r1 │ │ │ │ - strgt r1, [r6] │ │ │ │ - cmp r7, #0 │ │ │ │ - blt 318fc │ │ │ │ - cmp r1, r7 │ │ │ │ - movge r1, r7 │ │ │ │ - str r1, [r6] │ │ │ │ + moveq r3, #3 │ │ │ │ + movne r3, #1 │ │ │ │ + cmp r0, r3 │ │ │ │ + strgt r3, [r1] │ │ │ │ + cmp r2, #0 │ │ │ │ + blt 31db4 │ │ │ │ + cmp r3, r2 │ │ │ │ + movge r3, r2 │ │ │ │ + str r3, [r1] │ │ │ │ mov r0, #4 │ │ │ │ - bl 38040 │ │ │ │ - b 2fa40 │ │ │ │ - ldr r1, [pc, #-728] @ 305d8 │ │ │ │ + bl 38a3c │ │ │ │ + b 2feb4 │ │ │ │ + ldr r1, [pc, #-728] @ 30a58 │ │ │ │ ldr r0, [r5, #36] @ 0x24 │ │ │ │ + ldr sl, [r5, #44] @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r8, [r5, #44] @ 0x2c │ │ │ │ - ldr sl, [r5, #52] @ 0x34 │ │ │ │ - ldr r9, [r5, #60] @ 0x3c │ │ │ │ + ldr r9, [r5, #52] @ 0x34 │ │ │ │ + ldr r8, [r5, #60] @ 0x3c │ │ │ │ ldr r7, [r5, #68] @ 0x44 │ │ │ │ - bl 2372c │ │ │ │ + bl 23664 │ │ │ │ subs fp, r0, #0 │ │ │ │ - beq 32040 │ │ │ │ + beq 324fc │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ add r2, sp, #52 @ 0x34 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #56 @ 0x38 │ │ │ │ - bl 39b74 │ │ │ │ + bl 3a660 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 2294c │ │ │ │ + bl 228a8 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 31fe4 │ │ │ │ + beq 324a0 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ cmp r2, #1 │ │ │ │ - bne 31820 │ │ │ │ + bne 31cd8 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ - bne 31820 │ │ │ │ - ldr r3, [pc, #-832] @ 305dc │ │ │ │ + bne 31cd8 │ │ │ │ + ldr r3, [pc, #-832] @ 30a5c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ - beq 31fb8 │ │ │ │ - bl 160188 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - ldr fp, [pc, #-856] @ 305e0 │ │ │ │ - eor r7, r7, #255 @ 0xff │ │ │ │ - add fp, pc, fp │ │ │ │ + beq 32474 │ │ │ │ + bl 16e354 │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ - str r3, [r1, #12] │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - add r0, fp, #12 │ │ │ │ - strd r2, [r1, #16] │ │ │ │ - str r6, [r1, #4] │ │ │ │ + eor r7, r7, #255 @ 0xff │ │ │ │ + ldr r3, [pc, #-864] @ 30a60 │ │ │ │ + str r2, [r0, #12] │ │ │ │ + ldr r0, [sp, #52] @ 0x34 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmib r1, {r6, sl} │ │ │ │ + mov r6, r3 │ │ │ │ + str r0, [r1, #16] │ │ │ │ + add r0, r3, #12 │ │ │ │ + str r2, [r1, #20] │ │ │ │ str r7, [r1, #24] │ │ │ │ - str sl, [r1, #28] │ │ │ │ - str r9, [r1, #32] │ │ │ │ - str r8, [r1, #8] │ │ │ │ - bl 16021c │ │ │ │ + str r9, [r1, #28] │ │ │ │ + str r8, [r1, #32] │ │ │ │ + bl 16e3f4 │ │ │ │ mov r3, #2 │ │ │ │ - str r3, [fp, #28] │ │ │ │ - b 2fa40 │ │ │ │ + str r3, [r6, #28] │ │ │ │ + b 2feb4 │ │ │ │ mov r0, #7 │ │ │ │ - bl 37348 │ │ │ │ + bl 37c3c │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 31f14 │ │ │ │ - ldr r2, [pc, #-936] @ 305e4 │ │ │ │ + beq 323d0 │ │ │ │ + ldr r2, [pc, #-940] @ 30a64 │ │ │ │ mov r3, r6 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, #0 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r0, r6 │ │ │ │ - bl 24c8c │ │ │ │ - b 2fa40 │ │ │ │ + bl 24bb8 │ │ │ │ + b 2feb4 │ │ │ │ mov r0, #8 │ │ │ │ - bl 37348 │ │ │ │ + bl 37c3c │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 31eec │ │ │ │ - ldr r2, [pc, #-984] @ 305e8 │ │ │ │ + beq 323a8 │ │ │ │ + ldr r2, [pc, #-988] @ 30a68 │ │ │ │ mov r3, r6 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, #0 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r0, r6 │ │ │ │ - bl 24c8c │ │ │ │ - b 2fa40 │ │ │ │ + bl 24bb8 │ │ │ │ + b 2feb4 │ │ │ │ mov r0, #9 │ │ │ │ - bl 37348 │ │ │ │ + bl 37c3c │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 31f00 │ │ │ │ - ldr r2, [pc, #-1032] @ 305ec │ │ │ │ + beq 323bc │ │ │ │ + ldr r2, [pc, #-1036] @ 30a6c │ │ │ │ mov r3, r6 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, #0 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r0, r6 │ │ │ │ - bl 24c8c │ │ │ │ - b 2fa40 │ │ │ │ + bl 24bb8 │ │ │ │ + b 2feb4 │ │ │ │ mov r0, #10 │ │ │ │ - bl 37348 │ │ │ │ + bl 37c3c │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 31bdc │ │ │ │ - ldr r2, [pc, #-1080] @ 305f0 │ │ │ │ + beq 3209c │ │ │ │ + ldr r2, [pc, #-1084] @ 30a70 │ │ │ │ mov r3, r6 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, #0 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r0, r6 │ │ │ │ - bl 24c8c │ │ │ │ - b 2fa40 │ │ │ │ + bl 24bb8 │ │ │ │ + b 2feb4 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 2fa40 │ │ │ │ - ldr r3, [pc, #-1124] @ 305f4 │ │ │ │ + beq 2feb4 │ │ │ │ + ldr r3, [pc, #-1128] @ 30a74 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 2fa40 │ │ │ │ - ldr r3, [pc, #-1120] @ 3060c │ │ │ │ - ldr r2, [pc, #-1144] @ 305f8 │ │ │ │ + beq 2feb4 │ │ │ │ + ldr r3, [pc, #-1124] @ 30a8c │ │ │ │ + mov r1, #4 │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r2, [pc, #-1156] @ 30a78 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r3] │ │ │ │ - mov r1, #4 │ │ │ │ - mov r0, #0 │ │ │ │ - bl ab6e0 │ │ │ │ - b 2fa40 │ │ │ │ + bl b155c │ │ │ │ + b 2feb4 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 2fa40 │ │ │ │ + beq 2feb4 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #19 │ │ │ │ - bne 2fa40 │ │ │ │ + bne 2feb4 │ │ │ │ ldr r3, [r4, #36] @ 0x24 │ │ │ │ ldr r1, [r5, #36] @ 0x24 │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 1b3f9c │ │ │ │ + bl 1c5dd4 │ │ │ │ ldr r3, [r4, #36] @ 0x24 │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 1b4194 │ │ │ │ + bl 1c5fe0 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 2fa40 │ │ │ │ - ldr r3, [pc, #-1172] @ 30638 │ │ │ │ + beq 2feb4 │ │ │ │ + ldr r3, [pc, #-1176] @ 30ab8 │ │ │ │ ldr r2, [r4, #36] @ 0x24 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r0, [r2, #32] │ │ │ │ ldr r6, [r3] │ │ │ │ - bl 1b4194 │ │ │ │ - ldr r3, [pc, #-1256] @ 305fc │ │ │ │ + bl 1c5fe0 │ │ │ │ + ldr r3, [pc, #-1260] @ 30a7c │ │ │ │ mov r1, #1 │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, r6 │ │ │ │ - mov ip, r0 │ │ │ │ - str ip, [sp] │ │ │ │ + str r0, [sp] │ │ │ │ mov r0, #7 │ │ │ │ - bl 37eec │ │ │ │ - b 2fa40 │ │ │ │ + mov r2, r6 │ │ │ │ + add r3, pc, r3 │ │ │ │ + bl 388cc │ │ │ │ + b 2feb4 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 2fa40 │ │ │ │ + beq 2feb4 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #19 │ │ │ │ - bne 2fa40 │ │ │ │ + bne 2feb4 │ │ │ │ ldr r3, [r4, #36] @ 0x24 │ │ │ │ vldr s0, [r5, #36] @ 0x24 │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 1b3c94 │ │ │ │ - b 2fa40 │ │ │ │ - ldr r3, [pc, #-1332] @ 30600 │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ + bl 1c5aa8 │ │ │ │ + b 2feb4 │ │ │ │ + ldr r3, [pc, #-1332] @ 30a80 │ │ │ │ + ldr r1, [pc, #-1332] @ 30a84 │ │ │ │ + ldr r2, [pc, #-1332] @ 30a88 │ │ │ │ ldr sl, [r8, r3] │ │ │ │ - ldr r3, [pc, #-1340] @ 30604 │ │ │ │ - ldr r2, [sl] │ │ │ │ - str r2, [sp, #56] @ 0x38 │ │ │ │ - ldr fp, [r8, r3] │ │ │ │ - ldr r2, [pc, #-1352] @ 30608 │ │ │ │ - ldr r3, [pc, #-1352] @ 3060c │ │ │ │ + ldr r3, [pc, #-1336] @ 30a8c │ │ │ │ + ldr r7, [r5, #36] @ 0x24 │ │ │ │ + ldr r0, [sl] │ │ │ │ + ldr r6, [r5, #44] @ 0x2c │ │ │ │ + str r0, [sp, #56] @ 0x38 │ │ │ │ + ldr fp, [r8, r1] │ │ │ │ ldr r1, [fp] │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r1, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ - ldr r6, [r5, #44] @ 0x2c │ │ │ │ orrs r2, r2, r1 │ │ │ │ - beq 30be0 │ │ │ │ + beq 31060 │ │ │ │ mov r2, #2 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ - add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - bl 3ec4c │ │ │ │ - bl 3ef14 │ │ │ │ - ldr r1, [pc, #-1412] @ 30610 │ │ │ │ - ldr r0, [sp, #56] @ 0x38 │ │ │ │ - ldr r1, [r8, r1] │ │ │ │ - ldr r2, [pc, #-1420] @ 30614 │ │ │ │ - ldr r1, [r1] │ │ │ │ + add r0, sp, #56 @ 0x38 │ │ │ │ + bl 3fb84 │ │ │ │ + bl 3fe80 │ │ │ │ + ldr r2, [pc, #-1412] @ 30a90 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ - add r0, r0, r1 │ │ │ │ - str r0, [sp, #56] @ 0x38 │ │ │ │ + ldr r0, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [r2] │ │ │ │ + add r0, r0, r2 │ │ │ │ + ldr r2, [pc, #-1436] @ 30a94 │ │ │ │ + str r0, [sp, #56] @ 0x38 │ │ │ │ + ldr r2, [r8, r2] │ │ │ │ + ldr r2, [r2] │ │ │ │ add r1, r1, r2 │ │ │ │ ldr r2, [sl] │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ sub r2, r2, r0 │ │ │ │ add r2, r2, r2, lsr #31 │ │ │ │ sub r7, r7, r2, asr #1 │ │ │ │ ldr r2, [fp] │ │ │ │ sub r2, r2, r1 │ │ │ │ add r2, r2, r2, lsr #31 │ │ │ │ sub r6, r6, r2, asr #1 │ │ │ │ cmp r7, #0 │ │ │ │ - blt 2fa40 │ │ │ │ + blt 2feb4 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ + lsr r2, r6, #31 │ │ │ │ cmp r7, r1 │ │ │ │ - movle r2, #0 │ │ │ │ - movgt r2, #1 │ │ │ │ - orrs r2, r2, r6, lsr #31 │ │ │ │ - bne 2fa40 │ │ │ │ + orrgt r2, r2, #1 │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 2feb4 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ cmp r6, r2 │ │ │ │ - bgt 2fa40 │ │ │ │ + bgt 2feb4 │ │ │ │ vmov s15, r7 │ │ │ │ - vmov s11, r2 │ │ │ │ + mov r0, #1 │ │ │ │ ldr r3, [r3] │ │ │ │ - vcvt.f64.s32 d6, s15 │ │ │ │ - vmov s15, r1 │ │ │ │ - vcvt.f64.s32 d5, s11 │ │ │ │ str r3, [sp, #32] │ │ │ │ - vcvt.f64.s32 d4, s15 │ │ │ │ - vmov s15, r6 │ │ │ │ ldr r3, [fp] │ │ │ │ + vcvt.f64.s32 d17, s15 │ │ │ │ + vmov s15, r1 │ │ │ │ + mov r1, #6 │ │ │ │ str r3, [sp, #28] │ │ │ │ - vcvt.f64.s32 d7, s15 │ │ │ │ - vdiv.f64 d9, d6, d4 │ │ │ │ ldr r3, [sl] │ │ │ │ + vcvt.f64.s32 d19, s15 │ │ │ │ + vmov s15, r6 │ │ │ │ str r3, [sp, #24] │ │ │ │ - ldr r3, [pc, #-1592] @ 30618 │ │ │ │ - vdiv.f64 d8, d7, d5 │ │ │ │ + ldr r3, [pc, #-1584] @ 30a98 │ │ │ │ + vdiv.f64 d9, d17, d19 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ - ldr r2, [pc, #-1600] @ 3061c │ │ │ │ + vcvt.f64.s32 d16, s15 │ │ │ │ + vmov s15, r2 │ │ │ │ + ldr r2, [pc, #-1600] @ 30a9c │ │ │ │ ldr r3, [r3] │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [sp, #20] │ │ │ │ - ldr r3, [pc, #-1608] @ 30620 │ │ │ │ - mov r0, #1 │ │ │ │ + vcvt.f64.s32 d18, s15 │ │ │ │ + ldr r3, [pc, #-1616] @ 30aa0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r3] │ │ │ │ - mov r1, #6 │ │ │ │ - str r3, [sp, #16] │ │ │ │ + vdiv.f64 d8, d16, d18 │ │ │ │ vstr d9, [sp] │ │ │ │ vstr d8, [sp, #8] │ │ │ │ - bl ab6e0 │ │ │ │ + ldr r3, [r3] │ │ │ │ + str r3, [sp, #16] │ │ │ │ + bl b155c │ │ │ │ ldr r0, [r4, #32] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 30ca0 │ │ │ │ + beq 31120 │ │ │ │ ldr r3, [r0, #24] │ │ │ │ cmp r3, #9 │ │ │ │ - beq 3223c │ │ │ │ - ldr r3, [pc, #-1668] @ 30624 │ │ │ │ + beq 32638 │ │ │ │ + ldr r3, [pc, #-1668] @ 30aa4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 2fa40 │ │ │ │ + beq 2feb4 │ │ │ │ vcmpe.f64 d9, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - blt 2fa40 │ │ │ │ + blt 2feb4 │ │ │ │ vcmpe.f64 d8, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - blt 2fa40 │ │ │ │ + blt 2feb4 │ │ │ │ vmov.f64 d1, d8 │ │ │ │ vmov.f64 d0, d9 │ │ │ │ - bl 864a0 │ │ │ │ - b 2fa40 │ │ │ │ + bl 8a464 │ │ │ │ + b 2feb4 │ │ │ │ vldr s15, [r5, #44] @ 0x2c │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ moveq r3, #0 │ │ │ │ - bne 31aac │ │ │ │ + bne 31f6c │ │ │ │ + ldr r0, [pc, #-1744] @ 30aa8 │ │ │ │ ldr r2, [r5, #52] @ 0x34 │ │ │ │ - ldr r0, [pc, #-1748] @ 30628 │ │ │ │ - cmp r2, #0 │ │ │ │ ldr r1, [r5, #36] @ 0x24 │ │ │ │ - movge r2, #4 │ │ │ │ - movlt r2, #5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 324a4 │ │ │ │ + cmp r2, #0 │ │ │ │ + movge r2, #4 │ │ │ │ + movlt r2, #5 │ │ │ │ + bl 3293c │ │ │ │ cmn r0, #3 │ │ │ │ mov r6, r0 │ │ │ │ - beq 31c94 │ │ │ │ + beq 32154 │ │ │ │ cmp r0, #0 │ │ │ │ - bgt 2fa40 │ │ │ │ - vldr s14, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [pc, #-1800] @ 3062c │ │ │ │ - ldr r3, [r5, #36] @ 0x24 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - add r2, pc, r2 │ │ │ │ + bgt 2feb4 │ │ │ │ + ldr r2, [pc, #-1796] @ 30aac │ │ │ │ mov r1, #2 │ │ │ │ mov r0, #1 │ │ │ │ add r6, r6, #4 │ │ │ │ - vstr d7, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r3, [pc, #-1832] @ 30630 │ │ │ │ + vldr s15, [r5, #44] @ 0x2c │ │ │ │ + ldr r3, [r5, #36] @ 0x24 │ │ │ │ + add r2, pc, r2 │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ + vstr d16, [sp] │ │ │ │ + bl b155c │ │ │ │ + ldr r3, [pc, #-1832] @ 30ab0 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r6, #4 │ │ │ │ - bhi 32338 │ │ │ │ + bhi 32730 │ │ │ │ add r6, r6, r6 │ │ │ │ ldrh r6, [r3, r6] │ │ │ │ add pc, pc, r6, lsl #2 │ │ │ │ nop {0} │ │ │ │ mov r0, #13 │ │ │ │ - bl 37348 │ │ │ │ + bl 37c3c │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 31ed8 │ │ │ │ - ldr r2, [pc, #-1876] @ 30634 │ │ │ │ + beq 32394 │ │ │ │ + ldr r2, [pc, #-1876] @ 30ab4 │ │ │ │ mov r3, r6 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, #0 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r0, r6 │ │ │ │ - bl 24c8c │ │ │ │ - b 2fa40 │ │ │ │ + bl 24bb8 │ │ │ │ + b 2feb4 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 2fa40 │ │ │ │ + beq 2feb4 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #19 │ │ │ │ - bne 2fa40 │ │ │ │ + bne 2feb4 │ │ │ │ ldr r2, [r5, #36] @ 0x24 │ │ │ │ ldr r3, [r4, #36] @ 0x24 │ │ │ │ cmp r2, #0 │ │ │ │ movgt r1, #2 │ │ │ │ movle r1, #1 │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 1b3e74 │ │ │ │ + bl 1c5c98 │ │ │ │ ldr r3, [r4, #36] @ 0x24 │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 1b4194 │ │ │ │ + bl 1c5fe0 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 2fa40 │ │ │ │ - ldr r3, [pc, #-1980] @ 30638 │ │ │ │ + beq 2feb4 │ │ │ │ + ldr r3, [pc, #-1980] @ 30ab8 │ │ │ │ ldr r2, [r4, #36] @ 0x24 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r0, [r2, #32] │ │ │ │ ldr r6, [r3] │ │ │ │ - bl 1b4194 │ │ │ │ - ldr r3, [pc, #-2000] @ 3063c │ │ │ │ + bl 1c5fe0 │ │ │ │ + ldr r3, [pc, #-2000] @ 30abc │ │ │ │ mov r1, #1 │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, r6 │ │ │ │ - mov ip, r0 │ │ │ │ - str ip, [sp] │ │ │ │ + str r0, [sp] │ │ │ │ mov r0, #7 │ │ │ │ - bl 37eec │ │ │ │ - b 2fa40 │ │ │ │ + mov r2, r6 │ │ │ │ + add r3, pc, r3 │ │ │ │ + bl 388cc │ │ │ │ + b 2feb4 │ │ │ │ mov r0, #12 │ │ │ │ - bl 37348 │ │ │ │ + bl 37c3c │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 31e0c │ │ │ │ - ldr r2, [pc, #-2048] @ 30640 │ │ │ │ + beq 322cc │ │ │ │ + ldr r2, [pc, #-2044] @ 30ac0 │ │ │ │ mov r3, r6 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, #0 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r0, r6 │ │ │ │ - bl 24c8c │ │ │ │ - b 2fa40 │ │ │ │ + bl 24bb8 │ │ │ │ + b 2feb4 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 2fa40 │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ + beq 2feb4 │ │ │ │ ldr r1, [r5, #36] @ 0x24 │ │ │ │ mov r0, r9 │ │ │ │ - bl c8ec4 │ │ │ │ - b 2fa40 │ │ │ │ + ldr r2, [r5, #44] @ 0x2c │ │ │ │ + bl d05e4 │ │ │ │ + b 2feb4 │ │ │ │ mov r0, #5 │ │ │ │ - bl 37348 │ │ │ │ + bl 37c3c │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 31f88 │ │ │ │ - ldr r2, [pc, #-2124] @ 30644 │ │ │ │ + beq 32444 │ │ │ │ + ldr r2, [pc, #-2120] @ 30ac4 │ │ │ │ mov r3, r6 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, #0 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r0, r6 │ │ │ │ - bl 24c8c │ │ │ │ - b 2fa40 │ │ │ │ + bl 24bb8 │ │ │ │ + b 2feb4 │ │ │ │ mov r0, #6 │ │ │ │ - bl 37348 │ │ │ │ + bl 37c3c │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 31c54 │ │ │ │ - ldr r2, [pc, #-2172] @ 30648 │ │ │ │ + beq 32114 │ │ │ │ + ldr r2, [pc, #-2168] @ 30ac8 │ │ │ │ mov r3, r6 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, #0 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r0, r6 │ │ │ │ - bl 24c8c │ │ │ │ - b 2fa40 │ │ │ │ + bl 24bb8 │ │ │ │ + b 2feb4 │ │ │ │ ldr r3, [r4, #1172] @ 0x494 │ │ │ │ cmp r3, #9 │ │ │ │ - bne 2fa40 │ │ │ │ + bne 2feb4 │ │ │ │ ldr r3, [r4, #36] @ 0x24 │ │ │ │ ldr r0, [r3, #3184] @ 0xc70 │ │ │ │ - bl 1b97bc │ │ │ │ - b 2fa40 │ │ │ │ + bl 1cba44 │ │ │ │ + b 2feb4 │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ - bl 102d18 │ │ │ │ - ldr r2, [pc, #-2240] @ 3064c │ │ │ │ - mov r1, #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ + bl 10d238 │ │ │ │ + ldr r2, [pc, #-2236] @ 30acc │ │ │ │ mov r3, r0 │ │ │ │ + mov r1, #4 │ │ │ │ mov r0, #0 │ │ │ │ - bl ab6e0 │ │ │ │ - b 2fa40 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 2feb4 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 2fa40 │ │ │ │ + beq 2feb4 │ │ │ │ + ldr r3, [pc, #-2268] @ 30ad0 │ │ │ │ vldr d0, [r9, #32] │ │ │ │ - ldr r3, [pc, #-2276] @ 30650 │ │ │ │ ldr r7, [r5, #36] @ 0x24 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [r3] │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - bl 16035c │ │ │ │ - ldr r2, [pc, #-2300] @ 30654 │ │ │ │ - ldr r3, [pc, #-2300] @ 30658 │ │ │ │ - ldr r2, [r8, r2] │ │ │ │ - ldr r6, [r8, r3] │ │ │ │ - ldr sl, [r2] │ │ │ │ - vldr s14, [r6] │ │ │ │ + bl 16e538 │ │ │ │ + ldr r3, [pc, #-2296] @ 30ad4 │ │ │ │ + ldr r3, [r8, r3] │ │ │ │ + ldr sl, [r3] │ │ │ │ + ldr r3, [pc, #-2304] @ 30ad8 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 30fbc │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - vldr d5, [r9, #32] │ │ │ │ - vmov.f64 d6, #96 @ 0x3f000000 0.5 │ │ │ │ - vldr d8, [pc, #940] @ 31328 │ │ │ │ - vadd.f64 d7, d7, d5 │ │ │ │ - vmla.f64 d6, d7, d8 │ │ │ │ - vmov r0, r1, d6 │ │ │ │ - blx 1c6e4c │ │ │ │ - str r7, [sp] │ │ │ │ + ldr r6, [r8, r3] │ │ │ │ + vldr s15, [r6] │ │ │ │ + beq 31438 │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ + vmov.f64 d17, #96 @ 0x3f000000 0.5 │ │ │ │ + vldr d18, [r9, #32] │ │ │ │ + vldr d8, [pc, #944] @ 317a8 │ │ │ │ + vadd.f64 d16, d16, d18 │ │ │ │ + vmla.f64 d17, d16, d8 │ │ │ │ + vmov r0, r1, d17 │ │ │ │ + blx 1d9094 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ + str r7, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 231b0 │ │ │ │ - blx 1c6ad0 │ │ │ │ - vmov d6, r0, r1 │ │ │ │ - vdiv.f64 d7, d6, d8 │ │ │ │ - vldr s12, [r6] │ │ │ │ - vcvt.f64.f32 d6, s12 │ │ │ │ - vadd.f64 d7, d7, d6 │ │ │ │ - vcvt.f32.f64 s14, d7 │ │ │ │ - vstr s14, [r6] │ │ │ │ - vldr s15, [pc, #876] @ 31330 │ │ │ │ - vmov.f64 d6, #96 @ 0x3f000000 0.5 │ │ │ │ - ldr r3, [pc, #1108] @ 31420 │ │ │ │ - vmul.f32 s14, s14, s15 │ │ │ │ - ldr r3, [r8, r3] │ │ │ │ + bl 23100 │ │ │ │ + blx 1d8d18 │ │ │ │ + vmov d18, r0, r1 │ │ │ │ + vldr s15, [r6] │ │ │ │ + vcvt.f64.f32 d17, s15 │ │ │ │ + vdiv.f64 d16, d18, d8 │ │ │ │ + vadd.f64 d16, d16, d17 │ │ │ │ + vcvt.f32.f64 s15, d16 │ │ │ │ + vstr s15, [r6] │ │ │ │ + vldr s14, [pc, #880] @ 317b0 │ │ │ │ + vmov.f64 d17, #96 @ 0x3f000000 0.5 │ │ │ │ mov r1, #1 │ │ │ │ - ldr r2, [r3] │ │ │ │ - ldr r3, [pc, #856] @ 31338 │ │ │ │ - vcmpe.f32 s14, #0.0 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - add r3, pc, r3 │ │ │ │ mov r0, #2 │ │ │ │ + ldr r3, [pc, #1140] @ 318c4 │ │ │ │ + vmul.f32 s15, s15, s14 │ │ │ │ + ldr r3, [r8, r3] │ │ │ │ + vcmpe.f32 s15, #0.0 │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ + ldr r2, [r3] │ │ │ │ + ldr r3, [pc, #848] @ 317b8 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - vsubmi.f64 d7, d7, d6 │ │ │ │ - vaddpl.f64 d7, d7, d6 │ │ │ │ - vcvt.s32.f64 s14, d7 │ │ │ │ - vstr s14, [sp] │ │ │ │ - bl 37eec │ │ │ │ - b 2fa40 │ │ │ │ + add r3, pc, r3 │ │ │ │ + vsubmi.f64 d16, d16, d17 │ │ │ │ + vaddpl.f64 d16, d16, d17 │ │ │ │ + vcvt.s32.f64 s15, d16 │ │ │ │ + vstr s15, [sp] │ │ │ │ + bl 388cc │ │ │ │ + b 2feb4 │ │ │ │ ldr r3, [r4, #1172] @ 0x494 │ │ │ │ cmp r3, #9 │ │ │ │ - beq 31cdc │ │ │ │ + beq 3219c │ │ │ │ ldr r0, [r4, #32] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 2fa40 │ │ │ │ + beq 2feb4 │ │ │ │ ldr r3, [r0, #24] │ │ │ │ cmp r3, #16 │ │ │ │ - bne 2fa40 │ │ │ │ + bne 2feb4 │ │ │ │ ldr r1, [r5, #36] @ 0x24 │ │ │ │ - bl 1b2630 │ │ │ │ - ldr r3, [pc, #996] @ 31420 │ │ │ │ + bl 1c4348 │ │ │ │ + ldr r3, [pc, #1036] @ 318c4 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r7, [r3] │ │ │ │ - bl 1b25ec │ │ │ │ + bl 1c42fc │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 1b259c │ │ │ │ - ldr r3, [pc, #736] @ 3133c │ │ │ │ + bl 1c429c │ │ │ │ + ldr r3, [pc, #740] @ 317bc │ │ │ │ mov r1, #1 │ │ │ │ - add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ - mov ip, r0 │ │ │ │ - stm sp, {r6, ip} │ │ │ │ + str r6, [sp] │ │ │ │ + str r0, [sp, #4] │ │ │ │ mov r0, #0 │ │ │ │ - bl 37eec │ │ │ │ - b 2fa40 │ │ │ │ - ldr r3, [pc, #704] @ 31340 │ │ │ │ + add r3, pc, r3 │ │ │ │ + bl 388cc │ │ │ │ + b 2feb4 │ │ │ │ + ldr r3, [pc, #708] @ 317c0 │ │ │ │ ldr r6, [r8, r3] │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 2fa40 │ │ │ │ + beq 2feb4 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 31ec0 │ │ │ │ - vldr d7, [r9, #32] │ │ │ │ - vldr s12, [r4, #112] @ 0x70 │ │ │ │ - vldr s13, [pc, #656] @ 31334 │ │ │ │ - vcvt.f32.f64 s14, d7 │ │ │ │ - vcmp.f32 s12, s13 │ │ │ │ + beq 32380 │ │ │ │ + vldr d0, [r9, #32] │ │ │ │ + vcvt.f32.f64 s15, d0 │ │ │ │ + vldr s14, [r4, #112] @ 0x70 │ │ │ │ + vldr s13, [pc, #656] @ 317b4 │ │ │ │ + vcmp.f32 s14, s13 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq 31b08 │ │ │ │ - vcmpe.f32 s12, s14 │ │ │ │ + beq 31fc8 │ │ │ │ + vcmpe.f32 s14, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bgt 31d7c │ │ │ │ - ldr r3, [pc, #640] @ 31344 │ │ │ │ + bgt 3223c │ │ │ │ + ldr r3, [pc, #644] @ 317c4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 31d74 │ │ │ │ - ldr r3, [pc, #624] @ 31348 │ │ │ │ + beq 32234 │ │ │ │ + ldr r3, [pc, #628] @ 317c8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ - vldr d5, [r3] │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - vcvt.f64.f32 d6, s12 │ │ │ │ - ldr r2, [pc, #608] @ 3134c │ │ │ │ + vldr d18, [r3] │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ + vcvt.f64.f32 d17, s14 │ │ │ │ mov r3, #0 │ │ │ │ - ldr r0, [r6] │ │ │ │ - vsub.f64 d7, d7, d5 │ │ │ │ - vsub.f64 d6, d6, d5 │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r2, [pc, #608] @ 317cc │ │ │ │ mov r1, #1 │ │ │ │ + ldr r0, [r6] │ │ │ │ str r3, [sp, #16] │ │ │ │ - vstr d7, [sp, #8] │ │ │ │ - vstr d6, [sp] │ │ │ │ - bl 2441c <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #568] @ 31350 │ │ │ │ - mov r1, #4 │ │ │ │ + vsub.f64 d16, d16, d18 │ │ │ │ + vsub.f64 d17, d17, d18 │ │ │ │ add r2, pc, r2 │ │ │ │ + vstr d17, [sp] │ │ │ │ + vstr d16, [sp, #8] │ │ │ │ + bl 24354 <__fprintf_chk@plt> │ │ │ │ + ldr r2, [pc, #572] @ 317d0 │ │ │ │ + mov r1, #4 │ │ │ │ mov r0, #1 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r3, #-553648128 @ 0xdf000000 │ │ │ │ str r3, [r4, #112] @ 0x70 │ │ │ │ - b 2fa40 │ │ │ │ + b 2feb4 │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ - bl 102b28 │ │ │ │ - ldr r2, [pc, #532] @ 31354 │ │ │ │ + bl 10d04c │ │ │ │ + ldr r2, [pc, #536] @ 317d4 │ │ │ │ mov r1, #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #0 │ │ │ │ vstr d0, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ - b 2fa40 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 2feb4 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 30368 │ │ │ │ + beq 30808 │ │ │ │ ldr r2, [r3, #20] │ │ │ │ cmp r2, #1 │ │ │ │ - ble 30368 │ │ │ │ + ble 30808 │ │ │ │ ldr r1, [r5, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ - ble 31df4 │ │ │ │ + ble 322b4 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ cmp r2, r3 │ │ │ │ - ble 30368 │ │ │ │ + ble 30808 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r4, #20] │ │ │ │ - b 30368 │ │ │ │ + b 30808 │ │ │ │ ldr r0, [r5, #36] @ 0x24 │ │ │ │ - bl b2144 │ │ │ │ + bl b85c4 │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 31e20 │ │ │ │ + beq 322e0 │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ - bne 31840 │ │ │ │ + bne 31cf8 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #0 │ │ │ │ - bl af750 │ │ │ │ + bl b59ac │ │ │ │ cmp r0, #3 │ │ │ │ - bne 311ac │ │ │ │ - b 3033c │ │ │ │ - ldr r3, [pc, #392] @ 31358 │ │ │ │ + bne 31628 │ │ │ │ + b 307dc │ │ │ │ + ldr r3, [pc, #396] @ 317d8 │ │ │ │ ldr r6, [r5, #36] @ 0x24 │ │ │ │ + ldr r7, [r5, #44] @ 0x2c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ cmp r6, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r8, [r5, #44] @ 0x2c │ │ │ │ - bne 31854 │ │ │ │ + bne 31d0c │ │ │ │ cmp r3, #0 │ │ │ │ - bne 31a3c │ │ │ │ - cmp r8, #0 │ │ │ │ - bne 31c68 │ │ │ │ + bne 31ef8 │ │ │ │ + cmp r7, #0 │ │ │ │ + bne 32128 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 31c68 │ │ │ │ - bl afb78 │ │ │ │ + beq 32128 │ │ │ │ + bl b5e28 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #1 │ │ │ │ mov r7, r0 │ │ │ │ - bl af284 │ │ │ │ + bl b5490 │ │ │ │ cmp r0, #1 │ │ │ │ mov r3, r0 │ │ │ │ movne r6, #1 │ │ │ │ - beq 320dc │ │ │ │ + beq 32598 │ │ │ │ mov r0, r7 │ │ │ │ - bl af080 │ │ │ │ + bl b5248 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 30368 │ │ │ │ + beq 30808 │ │ │ │ str r6, [r4, #24] │ │ │ │ - b 30368 │ │ │ │ + b 30808 │ │ │ │ ldr r3, [r4, #1172] @ 0x494 │ │ │ │ cmp r3, #9 │ │ │ │ - beq 31c2c │ │ │ │ + beq 320ec │ │ │ │ ldr r0, [r4, #32] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 2fa40 │ │ │ │ + beq 2feb4 │ │ │ │ ldr r3, [r0, #24] │ │ │ │ cmp r3, #16 │ │ │ │ - bne 2fa40 │ │ │ │ - vldr s14, [r5, #36] @ 0x24 │ │ │ │ - vmov.f64 d6, #96 @ 0x3f000000 0.5 │ │ │ │ - vcmpe.f32 s14, #0.0 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ + bne 2feb4 │ │ │ │ + vldr s15, [r5, #36] @ 0x24 │ │ │ │ + vmov.f64 d17, #96 @ 0x3f000000 0.5 │ │ │ │ + vcmpe.f32 s15, #0.0 │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - vsubmi.f64 d7, d7, d6 │ │ │ │ - vaddpl.f64 d7, d7, d6 │ │ │ │ - vcvt.s32.f64 s15, d7 │ │ │ │ + vsubmi.f64 d16, d16, d17 │ │ │ │ + vaddpl.f64 d16, d16, d17 │ │ │ │ + vcvt.s32.f64 s15, d16 │ │ │ │ vmov r1, s15 │ │ │ │ - bl 1b2680 │ │ │ │ - ldr r3, [pc, #396] @ 31420 │ │ │ │ + bl 1c4398 │ │ │ │ + ldr r3, [pc, #436] @ 318c4 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r7, [r3] │ │ │ │ - bl 1b25ec │ │ │ │ + bl 1c42fc │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 1b259c │ │ │ │ - ldr r3, [pc, #168] @ 3135c │ │ │ │ + bl 1c429c │ │ │ │ + ldr r3, [pc, #172] @ 317dc │ │ │ │ mov r1, #1 │ │ │ │ - add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ - mov ip, r0 │ │ │ │ - stm sp, {r6, ip} │ │ │ │ + str r6, [sp] │ │ │ │ + str r0, [sp, #4] │ │ │ │ mov r0, #0 │ │ │ │ - bl 37eec │ │ │ │ - b 2fa40 │ │ │ │ + add r3, pc, r3 │ │ │ │ + bl 388cc │ │ │ │ + b 2feb4 │ │ │ │ ldr r3, [r4, #1172] @ 0x494 │ │ │ │ cmp r3, #9 │ │ │ │ - bne 2fa40 │ │ │ │ + bne 2feb4 │ │ │ │ ldr r3, [r4, #36] @ 0x24 │ │ │ │ ldr r1, [r5, #36] @ 0x24 │ │ │ │ ldr r0, [r3, #3184] @ 0xc70 │ │ │ │ - bl 1b7218 │ │ │ │ - b 2fa40 │ │ │ │ + bl 1c930c │ │ │ │ + b 2feb4 │ │ │ │ ldr r2, [r5, #44] @ 0x2c │ │ │ │ ldr r1, [r5, #52] @ 0x34 │ │ │ │ cmp r2, #0 │ │ │ │ - bge 3130c │ │ │ │ - ldr r3, [pc, #280] @ 31420 │ │ │ │ + bge 31788 │ │ │ │ + ldr r3, [pc, #320] @ 318c4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ + mov r0, #1 │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r3, [pc, #68] @ 31360 │ │ │ │ - mov r0, #1 │ │ │ │ + ldr r3, [pc, #68] @ 317e0 │ │ │ │ add r3, pc, r3 │ │ │ │ - bl 37eec │ │ │ │ - b 2fa40 │ │ │ │ + bl 388cc │ │ │ │ + b 2feb4 │ │ │ │ + nop {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ addmi r4, pc, r0 │ │ │ │ ldrbtmi r0, [sl], #-0 │ │ │ │ svcle 0x00000000 │ │ │ │ - @ instruction: 0x001965f0 │ │ │ │ - mulseq r9, r0, r6 │ │ │ │ - andeq r1, r0, r4, ror #10 │ │ │ │ - andeq r1, r0, r4, asr #17 │ │ │ │ - andeq r1, r0, r8, ror #20 │ │ │ │ - andseq r6, r9, ip, ror #8 │ │ │ │ - andseq r6, r9, r8, asr r4 │ │ │ │ - mulseq r9, r0, r6 │ │ │ │ - andeq r1, r0, r4, lsl r8 │ │ │ │ - andseq r6, r9, r8, lsr r4 │ │ │ │ - andseq r6, r9, r8, ror r3 │ │ │ │ - ldrsbteq r0, [r0], -r8 │ │ │ │ - andseq r6, r9, r8, lsl r5 │ │ │ │ - andseq r5, fp, ip, ror r2 │ │ │ │ - andseq r6, r9, r4, lsl r5 │ │ │ │ - ldrheq r6, [r9], -r4 │ │ │ │ - strdeq r8, [pc], -r4 @ │ │ │ │ - andseq fp, sl, r8, ror lr │ │ │ │ - andeq r1, r0, r8, lsr #18 │ │ │ │ - andseq r6, r9, r8, lsl r4 │ │ │ │ - muleq r0, ip, ip │ │ │ │ - mulseq r9, r4, r1 │ │ │ │ - andseq r6, r9, r0, lsl #3 │ │ │ │ - svclt 0x00800000 │ │ │ │ - andeq r1, r0, r8, asr ip │ │ │ │ - andseq r5, r9, r0, lsl #30 │ │ │ │ - andeq r1, r0, r8, lsl #17 │ │ │ │ - andseq r6, r9, r4, lsl #1 │ │ │ │ - eorseq r0, r0, r8, ror #17 │ │ │ │ - eorseq r0, r0, r0, lsr #17 │ │ │ │ - andseq r5, r9, r0, lsr #30 │ │ │ │ - andeq r1, r0, r8, asr #25 │ │ │ │ - @ instruction: 0x001a2cd8 │ │ │ │ - andseq r5, r9, r8, asr #26 │ │ │ │ - andseq r5, r9, r8, ror fp │ │ │ │ - andseq r4, sp, r8, ror #28 │ │ │ │ - andseq r5, r9, r4, lsr #20 │ │ │ │ - @ instruction: 0x00195ad4 │ │ │ │ - andseq r5, r9, ip, lsl #20 │ │ │ │ - andseq r5, r9, r8, lsl sl │ │ │ │ - andseq r5, r9, ip, lsl sl │ │ │ │ - andseq r5, r9, r4, lsr #20 │ │ │ │ - andseq r5, r9, r0, lsr #24 │ │ │ │ - eorseq r0, r0, r0, ror #10 │ │ │ │ - andeq r1, r0, r0, asr #24 │ │ │ │ - ldrdeq r1, [r0], -r4 │ │ │ │ - @ instruction: 0x001959fc │ │ │ │ - andseq r5, r9, ip, lsr #22 │ │ │ │ - andseq sl, r9, ip, ror #14 │ │ │ │ - andeq r1, r0, r4, asr #18 │ │ │ │ - ldrdeq r1, [r0], -r0 │ │ │ │ - @ instruction: 0x0019a6f4 │ │ │ │ - @ instruction: 0x0019a6d0 │ │ │ │ - mulseq r9, r4, r7 │ │ │ │ - andseq r5, r9, r4, lsr r7 │ │ │ │ - @ instruction: 0x001957b4 │ │ │ │ - muleq r0, r0, sl │ │ │ │ - ldrdeq r1, [r0], -r0 │ │ │ │ - andeq r1, r0, r8, lsl fp │ │ │ │ - @ instruction: 0x001959b8 │ │ │ │ - @ instruction: 0x0019a5f4 │ │ │ │ - mulseq r9, r0, r3 │ │ │ │ - bl 22ea4 │ │ │ │ + @ instruction: 0x001a83bc │ │ │ │ + andseq r8, sl, r4, asr r4 │ │ │ │ + andeq r1, r0, r0, asr r5 │ │ │ │ + @ instruction: 0x000018b0 │ │ │ │ + andeq r1, r0, r4, asr sl │ │ │ │ + andseq r8, sl, r8, lsr r2 │ │ │ │ + andseq r8, sl, r8, lsr #4 │ │ │ │ + andseq r8, sl, ip, asr r4 │ │ │ │ + andeq r1, r0, r0, lsl #16 │ │ │ │ + @ instruction: 0x001a81fc │ │ │ │ + andseq r8, sl, ip, asr #2 │ │ │ │ + eorseq r0, r2, r4, lsr r7 │ │ │ │ + andseq r8, sl, ip, lsr #5 │ │ │ │ + andseq r7, ip, r0, lsl r0 │ │ │ │ + andseq r8, sl, r8, lsr #5 │ │ │ │ + andseq r7, sl, r8, asr #28 │ │ │ │ + eorseq r8, r1, ip, asr #12 │ │ │ │ + andseq sp, fp, r4, lsl ip │ │ │ │ + andeq r1, r0, r4, lsl r9 │ │ │ │ + andseq r8, sl, ip, lsr #3 │ │ │ │ + andeq r1, r0, r8, lsl #25 │ │ │ │ + andseq r7, sl, ip, lsr #30 │ │ │ │ + andseq r7, sl, r8, lsl pc │ │ │ │ + andeq r1, r0, r4, asr #24 │ │ │ │ + mulseq sl, r0, ip │ │ │ │ + andeq r1, r0, r4, ror r8 │ │ │ │ + andseq r7, sl, r4, lsl lr │ │ │ │ + eorseq r0, r2, r4, lsr r4 │ │ │ │ + eorseq r0, r2, ip, ror #7 │ │ │ │ + @ instruction: 0x001a7cb8 │ │ │ │ + @ instruction: 0x00001cb4 │ │ │ │ + andseq r4, fp, ip, ror #20 │ │ │ │ + @ instruction: 0x001a7ad4 │ │ │ │ + andseq r7, sl, r8, lsl #18 │ │ │ │ + @ instruction: 0x001e6bfc │ │ │ │ + @ instruction: 0x001a77b8 │ │ │ │ + andseq r7, sl, r4, ror #16 │ │ │ │ + andseq r7, sl, r0, lsr #15 │ │ │ │ + andseq r7, sl, ip, lsr #15 │ │ │ │ + @ instruction: 0x001a77b0 │ │ │ │ + @ instruction: 0x001a77b8 │ │ │ │ + andseq r7, sl, r8, lsr #19 │ │ │ │ + ldrhteq r0, [r2], -r0 │ │ │ │ + andeq r1, r0, ip, lsr #24 │ │ │ │ + andeq r1, r0, r0, asr #17 │ │ │ │ + andseq r7, sl, r4, lsl #15 │ │ │ │ + @ instruction: 0x001a78b8 │ │ │ │ + @ instruction: 0x001ac4fc │ │ │ │ + andeq r1, r0, r0, lsr r9 │ │ │ │ + @ instruction: 0x000018bc │ │ │ │ + andseq ip, sl, r4, lsl #9 │ │ │ │ + andseq ip, sl, r0, ror #8 │ │ │ │ + andseq r7, sl, ip, lsl r5 │ │ │ │ + andseq r7, sl, r4, asr #9 │ │ │ │ + andseq r7, sl, r0, asr #10 │ │ │ │ + andeq r1, r0, ip, ror sl │ │ │ │ + @ instruction: 0x000019bc │ │ │ │ + andseq r7, sl, r4, asr #14 │ │ │ │ + andseq ip, sl, r4, lsl #7 │ │ │ │ + andseq r7, sl, r0, lsr #2 │ │ │ │ + andseq r7, sl, r4, asr #10 │ │ │ │ + andeq r1, r0, r8, lsr #15 │ │ │ │ + andeq r1, r0, ip, lsl #22 │ │ │ │ + @ instruction: 0x000019b4 │ │ │ │ + @ instruction: 0x001ac2f8 │ │ │ │ + andseq ip, sl, ip, asr #5 │ │ │ │ + @ instruction: 0x001a75fc │ │ │ │ + andeq r1, r0, r4, lsl #22 │ │ │ │ + @ instruction: 0x001a75f0 │ │ │ │ + andseq ip, sl, r0, asr #4 │ │ │ │ + andseq ip, sl, ip, lsr #4 │ │ │ │ + andseq ip, sl, r4, lsl #4 │ │ │ │ + @ instruction: 0x001ac1f0 │ │ │ │ + @ instruction: 0x001ac1dc │ │ │ │ + andseq ip, sl, r8, asr #3 │ │ │ │ + bl 22e00 │ │ │ │ subs r6, r0, #0 │ │ │ │ - bne 2fa40 │ │ │ │ - ldr r0, [pc, #-224] @ 31364 │ │ │ │ + bne 2feb4 │ │ │ │ + ldr r0, [pc, #-276] @ 317e4 │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [r5, #36] @ 0x24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 32720 │ │ │ │ + bl 32bf0 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 31484 │ │ │ │ - ldr r2, [pc, #-248] @ 31368 │ │ │ │ - ldr r1, [pc, #-248] @ 3136c │ │ │ │ - ldr r0, [pc, #-248] @ 31370 │ │ │ │ + beq 31938 │ │ │ │ + ldr r2, [pc, #-300] @ 317e8 │ │ │ │ + mov r3, r4 │ │ │ │ + str r6, [sp] │ │ │ │ + ldr r1, [pc, #-308] @ 317ec │ │ │ │ + ldr r0, [pc, #-308] @ 317f0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r3, r4 │ │ │ │ - str r6, [sp] │ │ │ │ - bl 2246c │ │ │ │ + bl 223c8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ mov r0, #0 │ │ │ │ - bl 2345c │ │ │ │ + bl 233a0 │ │ │ │ ldr r3, [r4, #1172] @ 0x494 │ │ │ │ cmp r3, #9 │ │ │ │ - beq 31b5c │ │ │ │ + beq 3201c │ │ │ │ ldr r0, [r4, #32] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 2fa40 │ │ │ │ + beq 2feb4 │ │ │ │ ldr r3, [r0, #24] │ │ │ │ cmp r3, #16 │ │ │ │ - beq 31e4c │ │ │ │ + beq 3230c │ │ │ │ cmp r3, #13 │ │ │ │ - bne 2fa40 │ │ │ │ + bne 2feb4 │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ - str r3, [r4, #1176] @ 0x498 │ │ │ │ cmp r3, #0 │ │ │ │ + str r3, [r4, #1176] @ 0x498 │ │ │ │ mvnle r1, #0 │ │ │ │ movgt r1, #1 │ │ │ │ - bl 178f88 │ │ │ │ + bl 1881ac │ │ │ │ cmp r0, #0 │ │ │ │ - beq 2fa40 │ │ │ │ + beq 2feb4 │ │ │ │ mov r3, #1 │ │ │ │ - str r3, [r4, #1180] @ 0x49c │ │ │ │ str r3, [r4, #20] │ │ │ │ - b 2fa40 │ │ │ │ - ldr r2, [pc, #-344] @ 31398 │ │ │ │ - ldr r3, [r5, #36] @ 0x24 │ │ │ │ - ldr r6, [r8, r2] │ │ │ │ - str r3, [r6] │ │ │ │ - bl 38300 │ │ │ │ - vldr s14, [r6] │ │ │ │ - ldr r2, [pc, #-232] @ 31420 │ │ │ │ - ldr r3, [pc, #-408] @ 31374 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ + str r3, [r4, #1180] @ 0x49c │ │ │ │ + b 2feb4 │ │ │ │ + ldr r3, [pc, #-400] @ 31814 │ │ │ │ + ldr r2, [r5, #36] @ 0x24 │ │ │ │ + ldr r6, [r8, r3] │ │ │ │ + str r2, [r6] │ │ │ │ + bl 38d38 │ │ │ │ + vldr s15, [r6] │ │ │ │ + mov r1, #1 │ │ │ │ + mov r0, #3 │ │ │ │ + ldr r2, [pc, #-256] @ 318c4 │ │ │ │ + ldr r3, [pc, #-468] @ 317f4 │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r2] │ │ │ │ - mov r1, #1 │ │ │ │ - mov r0, #3 │ │ │ │ - vstr d7, [sp] │ │ │ │ - bl 37eec │ │ │ │ - b 2fa40 │ │ │ │ + vstr d16, [sp] │ │ │ │ + bl 388cc │ │ │ │ + b 2feb4 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ mvn r2, #0 │ │ │ │ - cmp r3, #0 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ - beq 2fa40 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 2feb4 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #9 │ │ │ │ - bne 2fa40 │ │ │ │ - ldr r6, [pc, #-476] @ 31378 │ │ │ │ - ldr r1, [pc, #-476] @ 3137c │ │ │ │ - add r6, pc, r6 │ │ │ │ + bne 2feb4 │ │ │ │ + ldr r6, [pc, #-528] @ 317f8 │ │ │ │ mov r7, #0 │ │ │ │ + ldr r1, [pc, #-532] @ 317fc │ │ │ │ + add r6, pc, r6 │ │ │ │ add r6, r6, #912 @ 0x390 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #36] @ 0x24 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 3157c │ │ │ │ - bl 21df4 │ │ │ │ + beq 31a30 │ │ │ │ + bl 21d5c │ │ │ │ cmp r0, #0 │ │ │ │ ldreq r7, [r6, #4] │ │ │ │ ldr r1, [r6, #8]! │ │ │ │ cmp r1, #0 │ │ │ │ - bne 31564 │ │ │ │ + bne 31a18 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ add r2, sp, #64 @ 0x40 │ │ │ │ mov r1, r7 │ │ │ │ - bl 17ae4c │ │ │ │ - ldr r3, [pc, #-544] @ 31380 │ │ │ │ + bl 18a1c8 │ │ │ │ + ldr r3, [pc, #-596] @ 31800 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 2fa40 │ │ │ │ - ldr r0, [sp, #64] @ 0x40 │ │ │ │ - cmp r0, #0 │ │ │ │ - ble 2fa40 │ │ │ │ - ldr r3, [pc, #-416] @ 31420 │ │ │ │ + ble 2feb4 │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + cmp r2, #0 │ │ │ │ + ble 2feb4 │ │ │ │ + ldr r3, [pc, #-432] @ 318c4 │ │ │ │ mov r1, #1 │ │ │ │ - ldr r2, [r8, r3] │ │ │ │ - ldr r3, [pc, #-584] @ 31384 │ │ │ │ - ldr r2, [r2] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r0, [sp] │ │ │ │ + ldr r0, [r8, r3] │ │ │ │ + str r2, [sp] │ │ │ │ + ldr r3, [pc, #-640] @ 31804 │ │ │ │ + ldr r2, [r0] │ │ │ │ mov r0, r1 │ │ │ │ - bl 37eec │ │ │ │ - b 2fa40 │ │ │ │ - ldr r3, [pc, #-608] @ 31388 │ │ │ │ + add r3, pc, r3 │ │ │ │ + bl 388cc │ │ │ │ + b 2feb4 │ │ │ │ + ldr r3, [pc, #-660] @ 31808 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 2fa40 │ │ │ │ - ldr r2, [pc, #-624] @ 3138c │ │ │ │ + beq 2feb4 │ │ │ │ + ldr r2, [pc, #-676] @ 3180c │ │ │ │ mov r1, #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #1 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ ldr r0, [r9, #1172] @ 0x494 │ │ │ │ + add r2, r5, #36 @ 0x24 │ │ │ │ mov r1, #14 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ - add r2, r5, #36 @ 0x24 │ │ │ │ blx r3 │ │ │ │ cmp r0, #1 │ │ │ │ - beq 2fa40 │ │ │ │ - ldr r2, [pc, #-668] @ 31390 │ │ │ │ + beq 2feb4 │ │ │ │ + ldr r2, [pc, #-720] @ 31810 │ │ │ │ mov r1, #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #1 │ │ │ │ - bl ab6e0 │ │ │ │ - b 2fa40 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 2feb4 │ │ │ │ ldr r3, [r4, #1172] @ 0x494 │ │ │ │ cmp r3, #9 │ │ │ │ - bne 2fa40 │ │ │ │ + bne 2feb4 │ │ │ │ ldr r3, [r4, #36] @ 0x24 │ │ │ │ ldr r0, [r3, #3184] @ 0xc70 │ │ │ │ - bl 1b9868 │ │ │ │ - b 2fa40 │ │ │ │ + bl 1cbb10 │ │ │ │ + b 2feb4 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 2fa40 │ │ │ │ + beq 2feb4 │ │ │ │ ldr r3, [r5, #28] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 31888 │ │ │ │ - ldr r3, [pc, #-704] @ 313b4 │ │ │ │ - ldr r2, [pc, #-740] @ 31394 │ │ │ │ + bne 31d40 │ │ │ │ + ldr r3, [pc, #-760] @ 31830 │ │ │ │ + mov r2, #0 │ │ │ │ + movt r2, #49024 @ 0xbf80 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r2, [r3] │ │ │ │ - ldr r2, [r9, #1160] @ 0x488 │ │ │ │ ldr r1, [r9, #1156] @ 0x484 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ - bl cc968 │ │ │ │ - b 2fa40 │ │ │ │ - ldr r3, [pc, #-772] @ 31398 │ │ │ │ + ldr r2, [r9, #1160] @ 0x488 │ │ │ │ + bl d4450 │ │ │ │ + b 2feb4 │ │ │ │ + ldr r3, [pc, #-832] @ 31814 │ │ │ │ vldr s14, [r5, #36] @ 0x24 │ │ │ │ ldr r6, [r8, r3] │ │ │ │ vldr s15, [r6] │ │ │ │ vadd.f32 s15, s15, s14 │ │ │ │ vstr s15, [r6] │ │ │ │ - bl 38300 │ │ │ │ - vldr s14, [r6] │ │ │ │ - ldr r2, [pc, #-668] @ 31420 │ │ │ │ - ldr r3, [pc, #-804] @ 3139c │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ + bl 38d38 │ │ │ │ + vldr s15, [r6] │ │ │ │ + mov r1, #1 │ │ │ │ + mov r0, #3 │ │ │ │ + ldr r2, [pc, #-696] @ 318c4 │ │ │ │ + ldr r3, [pc, #-872] @ 31818 │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r2] │ │ │ │ - mov r1, #1 │ │ │ │ - mov r0, #3 │ │ │ │ - vstr d7, [sp] │ │ │ │ - bl 37eec │ │ │ │ - b 2fa40 │ │ │ │ + vstr d16, [sp] │ │ │ │ + bl 388cc │ │ │ │ + b 2feb4 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 2fa40 │ │ │ │ - ldr r3, [pc, #-848] @ 313a0 │ │ │ │ - ldr r2, [pc, #-848] @ 313a4 │ │ │ │ + beq 2feb4 │ │ │ │ + ldr r3, [pc, #-908] @ 3181c │ │ │ │ + mov r1, #4 │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r2, [pc, #-916] @ 31820 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r3] │ │ │ │ - mov r1, #4 │ │ │ │ - mov r0, #0 │ │ │ │ - bl ab6e0 │ │ │ │ - b 2fa40 │ │ │ │ + bl b155c │ │ │ │ + b 2feb4 │ │ │ │ ldr r3, [r5, #28] │ │ │ │ mov r0, r5 │ │ │ │ cmp r3, #0 │ │ │ │ ldrgt r4, [r5, #36] @ 0x24 │ │ │ │ movle r4, #0 │ │ │ │ - bl 3b1d0 │ │ │ │ - mov r1, r4 │ │ │ │ + bl 3be30 │ │ │ │ mov r0, #1 │ │ │ │ - bl 37b34 │ │ │ │ - ldr r0, [pc, #-912] @ 313a8 │ │ │ │ - mov r1, r7 │ │ │ │ - add r0, pc, r0 │ │ │ │ + mov r1, r4 │ │ │ │ + bl 384ec │ │ │ │ + ldr r0, [pc, #-972] @ 31824 │ │ │ │ + mov r1, r6 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ mov r2, #0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 324a4 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl 3293c │ │ │ │ cmp r0, #0 │ │ │ │ - ble 2fa40 │ │ │ │ - vldr s4, [sp, #64] @ 0x40 │ │ │ │ + ble 2feb4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ + mov r0, sl │ │ │ │ + vldr s4, [sp, #64] @ 0x40 │ │ │ │ ldr r1, [r9, #20] │ │ │ │ + vldr d0, [r3, #16] │ │ │ │ vldr d1, [r3, #24] │ │ │ │ vcvt.f64.f32 d2, s4 │ │ │ │ - mov r0, sl │ │ │ │ - vldr d0, [r3, #16] │ │ │ │ - bl 380b0 │ │ │ │ - b 2fa40 │ │ │ │ - ldr r0, [pc, #-980] @ 313ac │ │ │ │ - mov r1, r7 │ │ │ │ - add r0, pc, r0 │ │ │ │ + bl 38ab0 │ │ │ │ + b 2feb4 │ │ │ │ + ldr r0, [pc, #-1040] @ 31828 │ │ │ │ + mov r1, r6 │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ mov r2, #0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 324a4 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl 3293c │ │ │ │ cmp r0, #0 │ │ │ │ - ble 2fa40 │ │ │ │ + ble 2feb4 │ │ │ │ vldr s15, [sp, #52] @ 0x34 │ │ │ │ + mov r0, sl │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [r9, #20] │ │ │ │ - vldr d1, [r3, #24] │ │ │ │ vcvt.f64.s32 d2, s15 │ │ │ │ - mov r0, sl │ │ │ │ vldr d0, [r3, #16] │ │ │ │ - bl 380b0 │ │ │ │ - b 2fa40 │ │ │ │ - bl b2b34 │ │ │ │ + vldr d1, [r3, #24] │ │ │ │ + bl 38ab0 │ │ │ │ + b 2feb4 │ │ │ │ + bl b903c │ │ │ │ subs r1, r0, #0 │ │ │ │ - beq 2fca4 │ │ │ │ + beq 3012c │ │ │ │ ldr r0, [r4, #64] @ 0x40 │ │ │ │ - bl b2b84 │ │ │ │ - b 2fca4 │ │ │ │ + bl b90a0 │ │ │ │ + b 3012c │ │ │ │ ldr r0, [r4, #32] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 2fa40 │ │ │ │ + beq 2feb4 │ │ │ │ ldr r3, [r0, #24] │ │ │ │ cmp r3, #13 │ │ │ │ - bne 2fa40 │ │ │ │ + bne 2feb4 │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [r5, #36] @ 0x24 │ │ │ │ ldr r1, [r5, #44] @ 0x2c │ │ │ │ str r3, [r4, #1176] @ 0x498 │ │ │ │ - bl 178c2c │ │ │ │ + bl 187e30 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 314d8 │ │ │ │ - b 2fa40 │ │ │ │ - bl 38300 │ │ │ │ + bne 3198c │ │ │ │ + b 2feb4 │ │ │ │ + bl 38d38 │ │ │ │ mov r0, r8 │ │ │ │ - bl 24c8c │ │ │ │ - b 2fa40 │ │ │ │ - ldr r2, [pc, #-1144] @ 313b0 │ │ │ │ + bl 24bb8 │ │ │ │ + b 2feb4 │ │ │ │ + ldr r2, [pc, #-1204] @ 3182c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl ab6e0 │ │ │ │ + bl b155c │ │ │ │ mov r0, r6 │ │ │ │ - bl 24c8c │ │ │ │ - b 2fa40 │ │ │ │ + bl 24bb8 │ │ │ │ + b 2feb4 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ - bl ae0a0 │ │ │ │ - b 30368 │ │ │ │ + bl b4104 │ │ │ │ + b 30808 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 31a68 │ │ │ │ + beq 31f28 │ │ │ │ cmp r6, #0 │ │ │ │ - bgt 32218 │ │ │ │ + bgt 32614 │ │ │ │ rsb r6, r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ mvn r1, #4 │ │ │ │ mov r0, #4 │ │ │ │ add r7, r7, #1 │ │ │ │ - bl 74014 │ │ │ │ + bl 77250 │ │ │ │ cmp r7, r6 │ │ │ │ - bne 3186c │ │ │ │ - b 2fa40 │ │ │ │ - vldr s14, [r5, #36] @ 0x24 │ │ │ │ - vmov.f32 s15, #240 @ 0xbf800000 -1.0 │ │ │ │ - vcmp.f32 s14, s15 │ │ │ │ + bne 31d24 │ │ │ │ + b 2feb4 │ │ │ │ + vldr s15, [r5, #36] @ 0x24 │ │ │ │ + vmov.f32 s14, #240 @ 0xbf800000 -1.0 │ │ │ │ + vcmp.f32 s15, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq 318a8 │ │ │ │ - vcmpe.f32 s14, #0.0 │ │ │ │ + beq 31d60 │ │ │ │ + vcmpe.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - blt 320bc │ │ │ │ - ldr r3, [pc, #-1276] @ 313b4 │ │ │ │ + blt 32578 │ │ │ │ + ldr r3, [pc, #-1336] @ 31830 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ - vstr s14, [r3] │ │ │ │ - b 3167c │ │ │ │ + vstr s15, [r3] │ │ │ │ + b 31b34 │ │ │ │ mov r3, #3 │ │ │ │ - b 31188 │ │ │ │ - cmp r7, #0 │ │ │ │ - bne 31bd4 │ │ │ │ + b 31604 │ │ │ │ + cmp r6, #0 │ │ │ │ + bne 32094 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 31bd4 │ │ │ │ - bl afb78 │ │ │ │ + beq 32094 │ │ │ │ + bl b5e28 │ │ │ │ + mov r2, r6 │ │ │ │ mvn r1, #0 │ │ │ │ - mov r2, r7 │ │ │ │ mov r6, r0 │ │ │ │ - bl af750 │ │ │ │ + bl b59ac │ │ │ │ cmp r0, #1 │ │ │ │ mvneq r3, #2 │ │ │ │ - bne 3083c │ │ │ │ + bne 30cbc │ │ │ │ str r3, [r4, #20] │ │ │ │ - b 3083c │ │ │ │ - ldr r0, [r6] │ │ │ │ - add r1, r1, #1 │ │ │ │ - add r0, r0, #1 │ │ │ │ - blx 1c679c │ │ │ │ - cmn r7, #1 │ │ │ │ - str r1, [r6] │ │ │ │ - bne 3089c │ │ │ │ - cmp r1, #1 │ │ │ │ - bgt 3089c │ │ │ │ - ldr r2, [pc, #-1288] @ 31420 │ │ │ │ - cmp r1, #0 │ │ │ │ + b 30cbc │ │ │ │ + cmn r2, #1 │ │ │ │ + ldr r2, [r1] │ │ │ │ + add r3, r3, #1 │ │ │ │ + add r2, r2, #1 │ │ │ │ + sdiv r0, r2, r3 │ │ │ │ + mls r3, r3, r0, r2 │ │ │ │ + str r3, [r1] │ │ │ │ + bne 30d1c │ │ │ │ + cmp r3, #1 │ │ │ │ + bgt 30d1c │ │ │ │ + ldr r2, [pc, #-1312] @ 318c4 │ │ │ │ + cmp r3, #0 │ │ │ │ ldr r3, [r8, r2] │ │ │ │ ldr r2, [r3] │ │ │ │ - beq 31d68 │ │ │ │ - ldr r1, [pc, #-1412] @ 313b8 │ │ │ │ + beq 32228 │ │ │ │ + ldr r1, [pc, #-1476] @ 31834 │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r3, [pc, #-1416] @ 313bc │ │ │ │ + ldr r3, [pc, #-1480] @ 31838 │ │ │ │ + mov r0, #4 │ │ │ │ str r1, [sp] │ │ │ │ - add r3, pc, r3 │ │ │ │ mov r1, #0 │ │ │ │ - mov r0, #4 │ │ │ │ - bl 37eec │ │ │ │ - b 2fa40 │ │ │ │ - ldr r2, [pc, #-1440] @ 313c0 │ │ │ │ + add r3, pc, r3 │ │ │ │ + bl 388cc │ │ │ │ + b 2feb4 │ │ │ │ + ldr r2, [pc, #-1504] @ 3183c │ │ │ │ mov r1, #2 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #1 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #-1456] @ 313c4 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r2, [pc, #-1520] @ 31840 │ │ │ │ add r3, r6, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #4 │ │ │ │ - bhi 3232c │ │ │ │ + bhi 32724 │ │ │ │ ldrb r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop {0} │ │ │ │ - ldr r3, [pc, #-1484] @ 313c8 │ │ │ │ + ldr r3, [pc, #-1548] @ 31844 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-1488] @ 313cc │ │ │ │ + ldr r2, [pc, #-1552] @ 31848 │ │ │ │ mov r1, #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #0 │ │ │ │ - bl ab6e0 │ │ │ │ - b 2fa40 │ │ │ │ - ldr r3, [pc, #-1508] @ 313d0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 2feb4 │ │ │ │ + ldr r3, [pc, #-1572] @ 3184c │ │ │ │ add r3, pc, r3 │ │ │ │ - b 31994 │ │ │ │ - ldr r3, [pc, #-1516] @ 313d4 │ │ │ │ + b 31e50 │ │ │ │ + ldr r3, [pc, #-1580] @ 31850 │ │ │ │ add r3, pc, r3 │ │ │ │ - b 31994 │ │ │ │ - ldr r3, [pc, #-1524] @ 313d8 │ │ │ │ + b 31e50 │ │ │ │ + ldr r3, [pc, #-1588] @ 31854 │ │ │ │ add r3, pc, r3 │ │ │ │ - b 31994 │ │ │ │ - ldr r3, [pc, #-1532] @ 313dc │ │ │ │ + b 31e50 │ │ │ │ + ldr r3, [pc, #-1596] @ 31858 │ │ │ │ add r3, pc, r3 │ │ │ │ - b 31994 │ │ │ │ - ldr r3, [pc, #-1508] @ 31400 │ │ │ │ + b 31e50 │ │ │ │ + ldr r3, [pc, #-1572] @ 3187c │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ - vldr s14, [r3] │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - vadd.f32 s15, s14, s15 │ │ │ │ + vldr s14, [r3] │ │ │ │ movgt r2, #5 │ │ │ │ movle r2, #4 │ │ │ │ str r2, [r4, #4] │ │ │ │ + vadd.f32 s15, s14, s15 │ │ │ │ vstr s15, [r3] │ │ │ │ - b 30368 │ │ │ │ + b 30808 │ │ │ │ cmp r3, #1 │ │ │ │ vldr s15, [r5, #36] @ 0x24 │ │ │ │ - ble 319dc │ │ │ │ + ble 31e98 │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ cmp r3, #2 │ │ │ │ - beq 32114 │ │ │ │ + beq 325d0 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 319dc │ │ │ │ - ldr r3, [pc, #-1588] @ 313fc │ │ │ │ + beq 31e98 │ │ │ │ + ldr r3, [pc, #-1652] @ 31878 │ │ │ │ mov r2, #3 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r2, [r3] │ │ │ │ - b 307e4 │ │ │ │ + b 30c64 │ │ │ │ mov r1, #5 │ │ │ │ mov r0, #4 │ │ │ │ - bl 74014 │ │ │ │ - b 2fa40 │ │ │ │ - ldr r2, [pc, #-1652] @ 313e0 │ │ │ │ - stm sp, {r0, ip} │ │ │ │ - add r2, pc, r2 │ │ │ │ + bl 77250 │ │ │ │ + b 2feb4 │ │ │ │ + ldr r2, [pc, #-1716] @ 3185c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2441c <__fprintf_chk@plt> │ │ │ │ - b 2fe90 │ │ │ │ - cmp r8, #0 │ │ │ │ - bne 31ccc │ │ │ │ + str sl, [sp] │ │ │ │ + str r9, [sp, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl 24354 <__fprintf_chk@plt> │ │ │ │ + b 30328 │ │ │ │ + cmp r7, #0 │ │ │ │ + bne 3218c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 31ccc │ │ │ │ - bl afb78 │ │ │ │ - mov r2, r8 │ │ │ │ + beq 3218c │ │ │ │ + bl b5e28 │ │ │ │ + mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ - bl af284 │ │ │ │ + bl b5490 │ │ │ │ cmp r0, #1 │ │ │ │ mov r3, r0 │ │ │ │ - bne 31224 │ │ │ │ + bne 316a0 │ │ │ │ cmp r6, #0 │ │ │ │ mvnle r3, #0 │ │ │ │ str r3, [r4, #20] │ │ │ │ - b 31224 │ │ │ │ - ldr r0, [pc, #-1744] @ 313e4 │ │ │ │ - str r4, [sp] │ │ │ │ + b 316a0 │ │ │ │ + ldr r0, [pc, #-1812] @ 31860 │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ - ldr r1, [r5, #36] @ 0x24 │ │ │ │ mov r2, #8 │ │ │ │ + str r4, [sp] │ │ │ │ + ldr r1, [r5, #36] @ 0x24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 324a4 │ │ │ │ + bl 3293c │ │ │ │ subs r6, r0, #0 │ │ │ │ - ble 31c8c │ │ │ │ - ldr r3, [pc, #-1776] @ 313e8 │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - ldr r1, [r8, r3] │ │ │ │ - ldr r3, [pc, #-1784] @ 313ec │ │ │ │ - ldr r2, [r2, #8] │ │ │ │ + ble 3214c │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + ldr r2, [pc, #-1848] @ 31864 │ │ │ │ + ldr r1, [r8, r2] │ │ │ │ + ldr r2, [r3, #8] │ │ │ │ + ldr r3, [pc, #-1856] @ 31868 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ cmp r2, r3 │ │ │ │ cmpne r2, r1 │ │ │ │ - bne 31d94 │ │ │ │ + bne 32254 │ │ │ │ vldr s15, [r5, #44] @ 0x2c │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ vcvt.s32.f32 s15, s15 │ │ │ │ vstr s15, [sp, #48] @ 0x30 │ │ │ │ - b 30cf0 │ │ │ │ - ldr r2, [pc, #-1824] @ 313f0 │ │ │ │ - vstr s14, [r4, #112] @ 0x70 │ │ │ │ - add r2, pc, r2 │ │ │ │ + b 31170 │ │ │ │ + ldr r2, [pc, #-1892] @ 3186c │ │ │ │ mov r1, #4 │ │ │ │ mov r0, #1 │ │ │ │ - bl ab6e0 │ │ │ │ - b 2fa40 │ │ │ │ + vstr s15, [r4, #112] @ 0x70 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 2feb4 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 31f28 │ │ │ │ + beq 323e4 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 31f28 │ │ │ │ + beq 323e4 │ │ │ │ ldr r1, [r4, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ - bl 38afc │ │ │ │ - vcvt.f32.f64 s14, d0 │ │ │ │ - b 2fefc │ │ │ │ + bl 3955c │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + b 30394 │ │ │ │ mov r1, #110 @ 0x6e │ │ │ │ mov r0, #4 │ │ │ │ - bl 74014 │ │ │ │ - b 30784 │ │ │ │ + bl 77250 │ │ │ │ + b 30c04 │ │ │ │ ldr r2, [r5, #36] @ 0x24 │ │ │ │ ldr r3, [r4, #36] @ 0x24 │ │ │ │ cmp r2, #0 │ │ │ │ - ldr r0, [r3, #3184] @ 0xc70 │ │ │ │ movgt r1, #2 │ │ │ │ movle r1, #1 │ │ │ │ - bl 1b92dc │ │ │ │ - ldr r3, [pc, #-1896] @ 31418 │ │ │ │ + ldr r0, [r3, #3184] @ 0xc70 │ │ │ │ + bl 1cb4f4 │ │ │ │ + ldr r3, [pc, #-1964] @ 31894 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 31bc0 │ │ │ │ - ldr r2, [pc, #-1912] @ 3141c │ │ │ │ - ldr r3, [pc, #-1912] @ 31420 │ │ │ │ + beq 32080 │ │ │ │ + ldr r2, [pc, #-1980] @ 31898 │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r3, [pc, #-1944] @ 318c4 │ │ │ │ ldr r1, [r8, r2] │ │ │ │ ldr r2, [r8, r3] │ │ │ │ ldr r3, [r1] │ │ │ │ + mov r1, #1 │ │ │ │ ldr r2, [r2] │ │ │ │ add r3, r3, #9 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r3, [pc, #-1984] @ 313f4 │ │ │ │ - mov r1, #1 │ │ │ │ + ldr r3, [pc, #-2060] @ 31870 │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r0, #0 │ │ │ │ - bl 37eec │ │ │ │ + bl 388cc │ │ │ │ ldr r0, [r4, #32] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 2fa40 │ │ │ │ + beq 2feb4 │ │ │ │ ldr r3, [r0, #24] │ │ │ │ - b 314b0 │ │ │ │ + b 31964 │ │ │ │ mvn r3, #2 │ │ │ │ - b 31188 │ │ │ │ - ldr r0, [pc, #-2028] @ 313f8 │ │ │ │ + b 31604 │ │ │ │ + ldr r0, [pc, #-2096] @ 31874 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 21f74 │ │ │ │ + bl 21edc │ │ │ │ mov r6, r0 │ │ │ │ - b 30a20 │ │ │ │ - vcvt.f64.f32 d6, s15 │ │ │ │ - vldr d5, [r9, #32] │ │ │ │ - ldr r3, [pc, #-2052] @ 313fc │ │ │ │ + b 30ea4 │ │ │ │ + vldr d17, [r9, #32] │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ mov r2, #1 │ │ │ │ + ldr r3, [pc, #-2124] @ 31878 │ │ │ │ + vcmpe.f64 d16, d17 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ - vcmpe.f64 d6, d5 │ │ │ │ str r2, [r3] │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ movgt r3, #5 │ │ │ │ movle r3, #4 │ │ │ │ str r3, [r4, #4] │ │ │ │ - ldr r3, [pc, #-2084] @ 31400 │ │ │ │ + ldr r3, [pc, #-2152] @ 3187c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ vstr s15, [r3] │ │ │ │ - b 30368 │ │ │ │ + b 30808 │ │ │ │ vldr s14, [r5, #36] @ 0x24 │ │ │ │ - vmov.f64 d6, #48 @ 0x41800000 16.0 │ │ │ │ + vmov.f64 d16, #48 @ 0x41800000 16.0 │ │ │ │ ldr r3, [r4, #36] @ 0x24 │ │ │ │ vcvt.f64.f32 d7, s14 │ │ │ │ ldr r0, [r3, #3184] @ 0xc70 │ │ │ │ - vmul.f64 d7, d7, d6 │ │ │ │ + vmul.f64 d7, d7, d16 │ │ │ │ vcvt.u32.f64 s15, d7 │ │ │ │ vmov r1, s15 │ │ │ │ - bl 1b74cc │ │ │ │ - b 2fa40 │ │ │ │ - ldr r0, [pc, #-2136] @ 31404 │ │ │ │ + bl 1c9604 │ │ │ │ + b 2feb4 │ │ │ │ + ldr r0, [pc, #-2204] @ 31880 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 21f74 │ │ │ │ + bl 21edc │ │ │ │ mov r6, r0 │ │ │ │ - b 30ebc │ │ │ │ + b 31338 │ │ │ │ mov r6, #1 │ │ │ │ mov r3, r6 │ │ │ │ str r3, [r4, #20] │ │ │ │ - b 31238 │ │ │ │ - ldr r0, [pc, #-2168] @ 31408 │ │ │ │ + b 316b4 │ │ │ │ + ldr r0, [pc, #-2236] @ 31884 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 21f74 │ │ │ │ + bl 21edc │ │ │ │ mov r6, r0 │ │ │ │ - b 30380 │ │ │ │ + b 30820 │ │ │ │ cmn r6, #3 │ │ │ │ - bne 30d28 │ │ │ │ - ldr r2, [pc, #-2192] @ 3140c │ │ │ │ - ldr r3, [r5, #36] @ 0x24 │ │ │ │ - add r2, pc, r2 │ │ │ │ + bne 311a8 │ │ │ │ + ldr r2, [pc, #-2260] @ 31888 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, #1 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r3, [pc, #-2212] @ 31410 │ │ │ │ + ldr r3, [r5, #36] @ 0x24 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r3, [pc, #-2280] @ 3188c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-2216] @ 31414 │ │ │ │ + ldr r2, [pc, #-2284] @ 31890 │ │ │ │ mov r1, #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #0 │ │ │ │ - bl ab6e0 │ │ │ │ - b 2fa40 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 2feb4 │ │ │ │ cmp r6, #0 │ │ │ │ mvnle r3, #0 │ │ │ │ movgt r3, #1 │ │ │ │ - b 31c70 │ │ │ │ + b 32130 │ │ │ │ ldr r3, [r4, #36] @ 0x24 │ │ │ │ ldr r1, [r5, #36] @ 0x24 │ │ │ │ ldr r0, [r3, #3184] @ 0xc70 │ │ │ │ - bl 1b9544 │ │ │ │ - ldr r3, [pc, #-2268] @ 31418 │ │ │ │ + bl 1cb79c │ │ │ │ + ldr r3, [pc, #-2336] @ 31894 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 2fa40 │ │ │ │ - ldr r2, [pc, #-2284] @ 3141c │ │ │ │ - ldr r3, [pc, #-2284] @ 31420 │ │ │ │ + beq 2feb4 │ │ │ │ + ldr r2, [pc, #-2352] @ 31898 │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r3, [pc, #-2316] @ 318c4 │ │ │ │ ldr r1, [r8, r2] │ │ │ │ ldr r2, [r8, r3] │ │ │ │ ldr r3, [r1] │ │ │ │ + mov r1, #1 │ │ │ │ ldr r2, [r2] │ │ │ │ add r3, r3, #9 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r3, [pc, #-2308] @ 31424 │ │ │ │ - mov r1, #1 │ │ │ │ + ldr r3, [pc, #-2388] @ 3189c │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r0, #0 │ │ │ │ - bl 37eec │ │ │ │ - b 2fa40 │ │ │ │ + bl 388cc │ │ │ │ + b 2feb4 │ │ │ │ vldr s0, [r5, #36] @ 0x24 │ │ │ │ - ldr r3, [r4, #36] @ 0x24 │ │ │ │ vmov.f32 s15, #48 @ 0x41800000 16.0 │ │ │ │ - ldr r0, [r3, #3184] @ 0xc70 │ │ │ │ + ldr r3, [r4, #36] @ 0x24 │ │ │ │ vmul.f32 s0, s0, s15 │ │ │ │ - bl 1b904c │ │ │ │ - b 2fa40 │ │ │ │ - ldr r0, [pc, #-2356] @ 31428 │ │ │ │ + ldr r0, [r3, #3184] @ 0xc70 │ │ │ │ + bl 1cb254 │ │ │ │ + b 2feb4 │ │ │ │ + ldr r0, [pc, #-2428] @ 318a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 21f74 │ │ │ │ + bl 21edc │ │ │ │ mov r6, r0 │ │ │ │ - b 30210 │ │ │ │ - ldr r1, [pc, #-2372] @ 3142c │ │ │ │ + b 306b0 │ │ │ │ + ldr r1, [pc, #-2444] @ 318a4 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 3193c │ │ │ │ - vldr d5, [pc, #988] @ 32158 │ │ │ │ - b 310dc │ │ │ │ - ldr r2, [pc, #992] @ 32164 │ │ │ │ + b 31df8 │ │ │ │ + vmov.i64 d18, #0x0000000000000000 │ │ │ │ + b 31558 │ │ │ │ + ldr r2, [pc, #-2460] @ 318a8 │ │ │ │ mov r1, #2 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #1 │ │ │ │ - bl ab6e0 │ │ │ │ - b 31124 │ │ │ │ - ldr r3, [pc, #972] @ 32168 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 315a0 │ │ │ │ + ldr r3, [pc, #-2480] @ 318ac │ │ │ │ ldr r3, [r8, r3] │ │ │ │ cmp r2, r3 │ │ │ │ addeq r3, r5, #44 @ 0x2c │ │ │ │ - beq 30cf0 │ │ │ │ - ldr r3, [pc, #956] @ 3216c │ │ │ │ - ldr r1, [pc, #956] @ 32170 │ │ │ │ + beq 31170 │ │ │ │ + ldr r3, [pc, #-2496] @ 318b0 │ │ │ │ + ldr r1, [pc, #-2496] @ 318b4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r1, [r8, r1] │ │ │ │ cmp r2, r1 │ │ │ │ cmpne r2, r3 │ │ │ │ moveq r6, #1 │ │ │ │ movne r6, #0 │ │ │ │ - bne 32128 │ │ │ │ - vldr s14, [r5, #44] @ 0x2c │ │ │ │ + bne 325e4 │ │ │ │ + vldr s15, [r5, #44] @ 0x2c │ │ │ │ add r3, sp, #56 @ 0x38 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - vstr d7, [sp, #56] @ 0x38 │ │ │ │ - b 30cf0 │ │ │ │ - ldr r0, [pc, #908] @ 32174 │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ + vstr d16, [sp, #56] @ 0x38 │ │ │ │ + b 31170 │ │ │ │ + ldr r0, [pc, #-2544] @ 318b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 21f74 │ │ │ │ + bl 21edc │ │ │ │ mov r6, r0 │ │ │ │ - b 302e4 │ │ │ │ - beq 30368 │ │ │ │ + b 30784 │ │ │ │ + beq 30808 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ cmp r3, #1 │ │ │ │ mvngt r3, #1 │ │ │ │ strgt r3, [r4, #20] │ │ │ │ - b 30368 │ │ │ │ - ldr r0, [pc, #868] @ 32178 │ │ │ │ + b 30808 │ │ │ │ + ldr r0, [pc, #-2584] @ 318bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 21f74 │ │ │ │ + bl 21edc │ │ │ │ mov r6, r0 │ │ │ │ - b 30e38 │ │ │ │ - ldr r2, [pc, #852] @ 3217c │ │ │ │ + b 312b4 │ │ │ │ + ldr r2, [pc, #-2600] @ 318c0 │ │ │ │ mov r1, #1 │ │ │ │ + mov r0, r1 │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r0, r1 │ │ │ │ - bl ab6e0 │ │ │ │ - b 30368 │ │ │ │ + bl b155c │ │ │ │ + b 30808 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2dcc8 │ │ │ │ - b 2fa40 │ │ │ │ + bl 2df80 │ │ │ │ + b 2feb4 │ │ │ │ ldr r1, [r5, #36] @ 0x24 │ │ │ │ - bl 1b2694 │ │ │ │ - ldr r3, [pc, #932] @ 32200 │ │ │ │ + bl 1c43ac │ │ │ │ + ldr r3, [pc, #-2648] @ 318c4 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r7, [r3] │ │ │ │ - bl 1b25ec │ │ │ │ + bl 1c42fc │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 1b259c │ │ │ │ - ldr r3, [pc, #772] @ 32180 │ │ │ │ + bl 1c429c │ │ │ │ + ldr r3, [pc, #-2676] @ 318c8 │ │ │ │ mov r1, #1 │ │ │ │ - add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ - mov ip, r0 │ │ │ │ - stm sp, {r6, ip} │ │ │ │ + str r6, [sp] │ │ │ │ + str r0, [sp, #4] │ │ │ │ mov r0, #0 │ │ │ │ - bl 37eec │ │ │ │ - b 31bc0 │ │ │ │ - ldr r0, [pc, #740] @ 32184 │ │ │ │ + add r3, pc, r3 │ │ │ │ + bl 388cc │ │ │ │ + b 32080 │ │ │ │ + ldr r0, [pc, #-2708] @ 318cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 21f74 │ │ │ │ + bl 21edc │ │ │ │ mov r6, r0 │ │ │ │ - b 30244 │ │ │ │ - ldr r0, [pc, #724] @ 32188 │ │ │ │ + b 306e4 │ │ │ │ + ldr r0, [pc, #-2724] @ 318d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 21f74 │ │ │ │ + bl 21edc │ │ │ │ mov r6, r0 │ │ │ │ - b 303b4 │ │ │ │ + b 30854 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ - ldr r1, [r4, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ - bl 38afc │ │ │ │ - vmov.f64 d7, d0 │ │ │ │ - b 31098 │ │ │ │ - ldr r0, [pc, #684] @ 3218c │ │ │ │ + ldr r1, [r4, #48] @ 0x30 │ │ │ │ + bl 3955c │ │ │ │ + b 31514 │ │ │ │ + ldr r0, [pc, #-2760] @ 318d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 21f74 │ │ │ │ + bl 21edc │ │ │ │ mov r6, r0 │ │ │ │ - b 30d80 │ │ │ │ - ldr r0, [pc, #668] @ 32190 │ │ │ │ + b 31200 │ │ │ │ + ldr r0, [pc, #-2776] @ 318d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 21f74 │ │ │ │ + bl 21edc │ │ │ │ mov r6, r0 │ │ │ │ - b 309b8 │ │ │ │ - ldr r0, [pc, #652] @ 32194 │ │ │ │ + b 30e3c │ │ │ │ + ldr r0, [pc, #-2792] @ 318dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 21f74 │ │ │ │ + bl 21edc │ │ │ │ mov r6, r0 │ │ │ │ - b 309ec │ │ │ │ - ldr r0, [pc, #636] @ 32198 │ │ │ │ + b 30e70 │ │ │ │ + ldr r0, [pc, #-2808] @ 318e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 21f74 │ │ │ │ + bl 21edc │ │ │ │ mov r6, r0 │ │ │ │ - b 30984 │ │ │ │ - vldr s14, [pc, #560] @ 32160 │ │ │ │ - b 2fefc │ │ │ │ + b 30e08 │ │ │ │ + vldr s0, [pc, #876] @ 32758 │ │ │ │ + b 30394 │ │ │ │ ldr r3, [r4, #36] @ 0x24 │ │ │ │ ldr r0, [r3, #3184] @ 0xc70 │ │ │ │ - bl 1b9604 │ │ │ │ - ldr r3, [pc, #600] @ 3219c │ │ │ │ + bl 1cb86c │ │ │ │ + ldr r3, [pc, #860] @ 3275c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 2fa40 │ │ │ │ - ldr r2, [pc, #584] @ 321a0 │ │ │ │ - ldr r3, [pc, #676] @ 32200 │ │ │ │ + beq 2feb4 │ │ │ │ + ldr r2, [pc, #844] @ 32760 │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r3, [pc, #840] @ 32764 │ │ │ │ ldr r1, [r8, r2] │ │ │ │ ldr r2, [r8, r3] │ │ │ │ ldr r3, [r1] │ │ │ │ + mov r1, #1 │ │ │ │ ldr r2, [r2] │ │ │ │ add r3, r3, #9 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r3, [pc, #556] @ 321a4 │ │ │ │ - mov r1, #1 │ │ │ │ + ldr r3, [pc, #812] @ 32768 │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r0, #0 │ │ │ │ - bl 37eec │ │ │ │ - b 2fa40 │ │ │ │ - ldr r0, [pc, #536] @ 321a8 │ │ │ │ + bl 388cc │ │ │ │ + b 2feb4 │ │ │ │ + ldr r0, [pc, #800] @ 3276c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 21f74 │ │ │ │ + bl 21edc │ │ │ │ mov r6, r0 │ │ │ │ - b 30e88 │ │ │ │ - ldr r2, [pc, #520] @ 321ac │ │ │ │ - ldr r3, [r5, #36] @ 0x24 │ │ │ │ - add r2, pc, r2 │ │ │ │ + b 31304 │ │ │ │ + ldr r2, [pc, #784] @ 32770 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, #1 │ │ │ │ - bl ab6e0 │ │ │ │ - b 2fa40 │ │ │ │ - ldr fp, [pc, #496] @ 321b0 │ │ │ │ + ldr r3, [r5, #36] @ 0x24 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 2feb4 │ │ │ │ + ldr fp, [pc, #760] @ 32774 │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ add fp, pc, fp │ │ │ │ add fp, fp, #12 │ │ │ │ mov r0, fp │ │ │ │ - bl 15ff18 │ │ │ │ + bl 16e0a0 │ │ │ │ mov r0, fp │ │ │ │ - bl 160260 │ │ │ │ + bl 16e438 │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [r3] │ │ │ │ - b 30928 │ │ │ │ - ldr r2, [pc, #456] @ 321b4 │ │ │ │ + b 30da8 │ │ │ │ + ldr r2, [pc, #720] @ 32778 │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, r1 │ │ │ │ - bl ab6e0 │ │ │ │ - b 2fa40 │ │ │ │ - ldr r2, [pc, #436] @ 321b8 │ │ │ │ - ldr r3, [r5, #36] @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 2feb4 │ │ │ │ + ldr r2, [pc, #700] @ 3277c │ │ │ │ mov r1, #2 │ │ │ │ mov r0, #1 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r3, [pc, #416] @ 321bc │ │ │ │ + ldr r3, [r5, #36] @ 0x24 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r3, [pc, #680] @ 32780 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #412] @ 321c0 │ │ │ │ + ldr r2, [pc, #676] @ 32784 │ │ │ │ mov r1, #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #0 │ │ │ │ - bl ab6e0 │ │ │ │ - b 2fa40 │ │ │ │ - ldr r3, [pc, #392] @ 321c4 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 2feb4 │ │ │ │ + ldr r3, [pc, #656] @ 32788 │ │ │ │ add r3, pc, r3 │ │ │ │ - b 3201c │ │ │ │ - ldr r2, [pc, #384] @ 321c8 │ │ │ │ + b 324d8 │ │ │ │ + ldr r2, [pc, #648] @ 3278c │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, r1 │ │ │ │ - bl ab6e0 │ │ │ │ - b 2fa40 │ │ │ │ - ldr r3, [pc, #364] @ 321cc │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 2feb4 │ │ │ │ + ldr r3, [pc, #628] @ 32790 │ │ │ │ movw r2, #7008 @ 0x1b60 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ subs r3, r3, #0 │ │ │ │ movne r3, #1 │ │ │ │ cmp r1, r2 │ │ │ │ movne r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 2fc24 │ │ │ │ + beq 300ac │ │ │ │ ldr r1, [r5, #36] @ 0x24 │ │ │ │ mov r0, #5 │ │ │ │ - bl 74014 │ │ │ │ - b 2fa40 │ │ │ │ - ldr r3, [pc, #312] @ 321d0 │ │ │ │ + bl 77250 │ │ │ │ + b 2feb4 │ │ │ │ + ldr r3, [pc, #576] @ 32794 │ │ │ │ add r3, pc, r3 │ │ │ │ - b 3201c │ │ │ │ - ldr r3, [pc, #304] @ 321d4 │ │ │ │ + b 324d8 │ │ │ │ + ldr r3, [pc, #568] @ 32798 │ │ │ │ add r3, pc, r3 │ │ │ │ - b 3201c │ │ │ │ - ldr r3, [pc, #296] @ 321d8 │ │ │ │ + b 324d8 │ │ │ │ + ldr r3, [pc, #560] @ 3279c │ │ │ │ add r3, pc, r3 │ │ │ │ - b 3201c │ │ │ │ + b 324d8 │ │ │ │ mov r3, #3 │ │ │ │ - b 318f4 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - ldr r2, [pc, #276] @ 321dc │ │ │ │ + b 31dac │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ + ldr r2, [pc, #540] @ 327a0 │ │ │ │ mov r1, #2 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #1 │ │ │ │ - vstr d7, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ - b 3167c │ │ │ │ + add r2, pc, r2 │ │ │ │ + vstr d16, [sp] │ │ │ │ + bl b155c │ │ │ │ + b 31b34 │ │ │ │ mov r6, r3 │ │ │ │ - b 31aa4 │ │ │ │ - ldr r3, [pc, #244] @ 321e0 │ │ │ │ + b 31f64 │ │ │ │ + ldr r3, [pc, #508] @ 327a4 │ │ │ │ add r3, pc, r3 │ │ │ │ - b 31cb4 │ │ │ │ - ldr r3, [pc, #236] @ 321e4 │ │ │ │ + b 32174 │ │ │ │ + ldr r3, [pc, #500] @ 327a8 │ │ │ │ add r3, pc, r3 │ │ │ │ - b 31cb4 │ │ │ │ - ldr r3, [pc, #228] @ 321e8 │ │ │ │ + b 32174 │ │ │ │ + ldr r3, [pc, #492] @ 327ac │ │ │ │ add r3, pc, r3 │ │ │ │ - b 31cb4 │ │ │ │ - ldr r3, [pc, #220] @ 321ec │ │ │ │ + b 32174 │ │ │ │ + ldr r3, [pc, #484] @ 327b0 │ │ │ │ add r3, pc, r3 │ │ │ │ - b 31cb4 │ │ │ │ - ldr r3, [pc, #212] @ 321f0 │ │ │ │ + b 32174 │ │ │ │ + ldr r3, [pc, #476] @ 327b4 │ │ │ │ mov r2, #1 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r2, [r3] │ │ │ │ - b 31c1c │ │ │ │ - ldr r3, [pc, #196] @ 321f4 │ │ │ │ + b 320dc │ │ │ │ + ldr r3, [pc, #460] @ 327b8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 3226c │ │ │ │ - ldr r2, [pc, #184] @ 321f8 │ │ │ │ - ldr r3, [r5, #36] @ 0x24 │ │ │ │ - add r2, pc, r2 │ │ │ │ + beq 32668 │ │ │ │ + ldr r2, [pc, #448] @ 327bc │ │ │ │ mov r1, #2 │ │ │ │ mov r0, #1 │ │ │ │ - bl ab6e0 │ │ │ │ + ldr r3, [r5, #36] @ 0x24 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r3, r6 │ │ │ │ - b 30cf0 │ │ │ │ - ... │ │ │ │ - @ instruction: 0x001957b8 │ │ │ │ - @ instruction: 0x000017bc │ │ │ │ - andeq r1, r0, r0, lsr #22 │ │ │ │ - andeq r1, r0, r8, asr #19 │ │ │ │ - andseq sl, r9, r8, ror #10 │ │ │ │ - andseq sl, r9, ip, lsr r5 │ │ │ │ - andseq r5, r9, r0, ror r8 │ │ │ │ - andseq r5, r9, r0, ror r8 │ │ │ │ - @ instruction: 0x0019a4b0 │ │ │ │ - mulseq r9, ip, r4 │ │ │ │ - andseq sl, r9, r0, ror r4 │ │ │ │ - andseq sl, r9, ip, asr r4 │ │ │ │ - andseq sl, r9, r8, asr #8 │ │ │ │ - andseq sl, r9, r4, lsr r4 │ │ │ │ - muleq r0, r0, sl │ │ │ │ - ldrdeq r1, [r0], -r0 │ │ │ │ - andseq r5, r9, r8, ror #14 │ │ │ │ - andseq sl, r9, r0, asr #7 │ │ │ │ - andseq r5, r9, ip, asr sl │ │ │ │ - eorseq lr, r0, r0, asr #32 │ │ │ │ - andseq r5, r9, ip, lsr r7 │ │ │ │ - andseq r5, r9, ip, lsr #8 │ │ │ │ - andseq r5, r9, ip, asr #7 │ │ │ │ - andseq r5, r9, ip, asr #8 │ │ │ │ - andseq r5, r9, r0, asr #7 │ │ │ │ - @ instruction: 0x001956bc │ │ │ │ - andeq r1, r0, r4, lsl r8 │ │ │ │ - andseq r5, r9, r0, lsr #6 │ │ │ │ - andseq r5, r9, ip, lsl r3 │ │ │ │ - andseq r5, r9, r8, lsr #6 │ │ │ │ - andseq r5, r9, r8, asr #9 │ │ │ │ - andseq r5, r9, ip, asr #5 │ │ │ │ - andseq r5, r9, r0, ror #5 │ │ │ │ - @ instruction: 0x001952bc │ │ │ │ - andseq r5, r9, ip, ror #5 │ │ │ │ - andeq r1, r0, r4, asr #18 │ │ │ │ - andeq r1, r0, r4, ror r7 │ │ │ │ - andseq r5, r9, r0, asr #6 │ │ │ │ - andeq r1, r0, r8, lsr #18 │ │ │ │ - andeq r1, r0, r8, lsl fp │ │ │ │ - andseq r5, r9, r8, ror #13 │ │ │ │ - andeq r1, r0, r8, lsr #25 │ │ │ │ - andseq r5, r9, r0, ror #1 │ │ │ │ - ldrsbeq r5, [r9], -r4 │ │ │ │ - andseq r5, r9, r8, asr #1 │ │ │ │ + b 31170 │ │ │ │ mov r7, #0 │ │ │ │ mov r1, #5 │ │ │ │ mov r0, #4 │ │ │ │ add r7, r7, #1 │ │ │ │ - bl 74014 │ │ │ │ + bl 77250 │ │ │ │ cmp r6, r7 │ │ │ │ - bne 3221c │ │ │ │ - b 2fa40 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ + bne 32618 │ │ │ │ + b 2feb4 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ vcmpe.f64 d9, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble 30ca0 │ │ │ │ + ble 31120 │ │ │ │ vcmpe.f64 d8, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bgt 32280 │ │ │ │ - ldr r3, [pc, #-84] @ 32208 │ │ │ │ + bgt 3267c │ │ │ │ + ldr r3, [pc, #360] @ 327c0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 30cc0 │ │ │ │ - b 2fa40 │ │ │ │ + bne 31140 │ │ │ │ + b 2feb4 │ │ │ │ ldr r0, [r5, #44] @ 0x2c │ │ │ │ - blx 1c6e24 │ │ │ │ + blx 1d906c │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ strd r0, [sp, #64] @ 0x40 │ │ │ │ - b 30cf0 │ │ │ │ + b 31170 │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ + ldr r3, [r9, #1156] @ 0x484 │ │ │ │ + vmov s15, r3 │ │ │ │ ldr r3, [r9, #1160] @ 0x488 │ │ │ │ + vcvt.f64.s32 d17, s15 │ │ │ │ vmov s15, r3 │ │ │ │ - add r3, r9, #1152 @ 0x480 │ │ │ │ - vldr s14, [r3, #4] │ │ │ │ - vcvt.f64.s32 d6, s15 │ │ │ │ - add r3, r3, #4 │ │ │ │ - vcvt.f64.s32 d7, s14 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ - vmul.f64 d6, d6, d8 │ │ │ │ - vmul.f64 d7, d7, d9 │ │ │ │ - vcvt.s32.f64 s13, d6 │ │ │ │ - vcvt.s32.f64 s15, d7 │ │ │ │ - vmov r2, s13 │ │ │ │ + vmul.f64 d17, d17, d9 │ │ │ │ + vcvt.f64.s32 d16, s15 │ │ │ │ + vcvt.s32.f64 s15, d17 │ │ │ │ + vmul.f64 d16, d16, d8 │ │ │ │ vmov r1, s15 │ │ │ │ - bl 17b06c │ │ │ │ - ldr r3, [pc, #-208] @ 321fc │ │ │ │ + vcvt.s32.f64 s15, d16 │ │ │ │ + vmov r2, s15 │ │ │ │ + bl 18a414 │ │ │ │ + ldr r3, [pc, #256] @ 327c4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 32308 │ │ │ │ + ble 32700 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ - ble 32308 │ │ │ │ - ldr r2, [pc, #-236] @ 32200 │ │ │ │ + ble 32700 │ │ │ │ + ldr r2, [pc, #128] @ 32764 │ │ │ │ mov r1, #1 │ │ │ │ + mov r0, r1 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ str r3, [sp] │ │ │ │ - ldr r3, [pc, #-248] @ 32204 │ │ │ │ + ldr r3, [pc, #208] @ 327c8 │ │ │ │ ldr r2, [r2] │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r0, r1 │ │ │ │ - bl 37eec │ │ │ │ - ldr r3, [pc, #-264] @ 32208 │ │ │ │ + bl 388cc │ │ │ │ + ldr r3, [pc, #184] @ 327c0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 2fa40 │ │ │ │ - b 30ccc │ │ │ │ - ldr r3, [pc, #-284] @ 3220c │ │ │ │ + beq 2feb4 │ │ │ │ + b 3114c │ │ │ │ + ldr r3, [pc, #172] @ 327cc │ │ │ │ add r3, pc, r3 │ │ │ │ - b 3201c │ │ │ │ - ldr r3, [pc, #-292] @ 32210 │ │ │ │ + b 324d8 │ │ │ │ + ldr r3, [pc, #164] @ 327d0 │ │ │ │ add r3, pc, r3 │ │ │ │ - b 31994 │ │ │ │ - ldr r3, [pc, #-300] @ 32214 │ │ │ │ + b 31e50 │ │ │ │ + ldr r3, [pc, #156] @ 327d4 │ │ │ │ add r3, pc, r3 │ │ │ │ - b 31cb4 │ │ │ │ + b 32174 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 2fa40 │ │ │ │ + beq 2feb4 │ │ │ │ ldr r0, [r4, #64] @ 0x40 │ │ │ │ - bl b3254 │ │ │ │ + bl b986c │ │ │ │ ldr r0, [r4, #64] @ 0x40 │ │ │ │ - bl b328c │ │ │ │ - b 2fc84 │ │ │ │ + bl b98b0 │ │ │ │ + b 3010c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r1, r0, ip, ror sl │ │ │ │ + @ instruction: 0x000019bc │ │ │ │ + andeq r1, r0, r4, lsl #22 │ │ │ │ + @ instruction: 0x001a74f8 │ │ │ │ + andseq ip, sl, r4, asr r1 │ │ │ │ + andseq r7, sl, r8, ror #15 │ │ │ │ + eorseq sp, r2, r4, lsl #23 │ │ │ │ + andseq r7, sl, ip, asr #9 │ │ │ │ + @ instruction: 0x001a71b8 │ │ │ │ + andseq r7, sl, r0, ror #2 │ │ │ │ + @ instruction: 0x001a71dc │ │ │ │ + andseq r7, sl, r4, asr r1 │ │ │ │ + andseq r7, sl, ip, asr #8 │ │ │ │ + andeq r1, r0, r0, lsl #16 │ │ │ │ + ldrheq r7, [sl], -r4 │ │ │ │ + ldrheq r7, [sl], -r0 │ │ │ │ + ldrheq r7, [sl], -ip │ │ │ │ + andseq r7, sl, r8, asr r2 │ │ │ │ + andseq r7, sl, r0, rrx │ │ │ │ + andseq r7, sl, r4, ror r0 │ │ │ │ + andseq r7, sl, r0, asr r0 │ │ │ │ + andseq r7, sl, r0, lsl #1 │ │ │ │ + andeq r1, r0, r0, lsr r9 │ │ │ │ + andeq r1, r0, r0, ror #14 │ │ │ │ + andseq r7, sl, ip, asr #1 │ │ │ │ + muleq r0, r4, ip │ │ │ │ + andeq r1, r0, r4, lsl r9 │ │ │ │ + andseq r7, sl, ip, lsr r5 │ │ │ │ + andseq r6, sl, r8, lsr pc │ │ │ │ + andseq r6, sl, ip, lsr #30 │ │ │ │ + andseq r6, sl, r0, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ + strd r4, [sp, #-28]! @ 0xffffffe4 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + str lr, [sp, #24] │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r2 │ │ │ │ - ldr r2, [pc, #284] @ 32498 │ │ │ │ + ldr r2, [pc, #304] @ 32930 │ │ │ │ mov r6, r3 │ │ │ │ - ldr r3, [pc, #280] @ 3249c │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ mov r4, r1 │ │ │ │ sub sp, sp, #28 │ │ │ │ + ldr r3, [pc, #292] @ 32934 │ │ │ │ mov r9, r0 │ │ │ │ mov r1, #47 @ 0x2f │ │ │ │ mov r0, r4 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 24b6c │ │ │ │ - ldr r8, [sp, #56] @ 0x38 │ │ │ │ + bl 24a98 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 323c4 │ │ │ │ + ldr r8, [sp, #56] @ 0x38 │ │ │ │ + beq 32848 │ │ │ │ ldrb r3, [r7, #1] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 32448 │ │ │ │ + bne 328e0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r9 │ │ │ │ - bl a8730 │ │ │ │ + bl ae354 │ │ │ │ mov r4, r0 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 3248c │ │ │ │ + beq 32924 │ │ │ │ ldr r7, [r4, #4] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ blx r7 │ │ │ │ lsr ip, r0, #31 │ │ │ │ cmp r5, #8 │ │ │ │ movne ip, #0 │ │ │ │ andeq ip, ip, #1 │ │ │ │ cmp ip, #0 │ │ │ │ - beq 3241c │ │ │ │ + beq 328a4 │ │ │ │ cmp r6, #0 │ │ │ │ moveq r0, r6 │ │ │ │ - movne r0, #1 │ │ │ │ - strne r4, [r6] │ │ │ │ - ldr r2, [pc, #124] @ 324a0 │ │ │ │ - ldr r3, [pc, #116] @ 3249c │ │ │ │ + beq 328a4 │ │ │ │ + mov r0, #1 │ │ │ │ + str r4, [r6] │ │ │ │ + ldr r2, [pc, #140] @ 32938 │ │ │ │ + ldr r3, [pc, #132] @ 32934 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 32494 │ │ │ │ + bne 3292c │ │ │ │ add sp, sp, #28 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + add sp, sp, #24 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ sub r1, r7, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 23e1c │ │ │ │ + bl 23d54 │ │ │ │ mov r1, r0 │ │ │ │ - str r0, [sp, #4] │ │ │ │ mov r0, r9 │ │ │ │ - bl a8730 │ │ │ │ + str r1, [sp, #4] │ │ │ │ + bl ae354 │ │ │ │ mov r4, r0 │ │ │ │ add r0, sp, #4 │ │ │ │ - bl 223e8 │ │ │ │ + bl 22344 │ │ │ │ add r0, r7, #1 │ │ │ │ + str r0, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ - str r6, [sp, #16] │ │ │ │ mov r5, #7 │ │ │ │ + str r6, [sp, #16] │ │ │ │ add r6, sp, #8 │ │ │ │ - str r0, [sp, #8] │ │ │ │ - b 323d4 │ │ │ │ + b 32858 │ │ │ │ mvn r0, #2 │ │ │ │ - b 3241c │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eorseq fp, r0, r0, asr #30 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - mlaseq r0, ip, lr, fp │ │ │ │ + b 328a4 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + ldrhteq fp, [r2], -r8 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq fp, r2, r4, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + strd r4, [sp, #-32]! @ 0xffffffe0 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + str sl, [sp, #24] │ │ │ │ + str lr, [sp, #28] │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ - ldr lr, [pc, #596] @ 32710 │ │ │ │ - ldr ip, [pc, #596] @ 32714 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr ip, [lr, ip] │ │ │ │ + ldr lr, [pc, #636] @ 32be0 │ │ │ │ sub sp, sp, #16 │ │ │ │ cmp r2, #3 │ │ │ │ - ldr r8, [sp, #48] @ 0x30 │ │ │ │ mov r5, r0 │ │ │ │ + mov r6, r1 │ │ │ │ + ldr ip, [pc, #620] @ 32be4 │ │ │ │ + mov r7, r3 │ │ │ │ + ldr r8, [sp, #48] @ 0x30 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [lr, ip] │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, r3 │ │ │ │ - beq 32560 │ │ │ │ + beq 32a1c │ │ │ │ cmp r2, #6 │ │ │ │ - beq 3250c │ │ │ │ + beq 329b4 │ │ │ │ cmp r2, #1 │ │ │ │ - bne 32620 │ │ │ │ + bne 32adc │ │ │ │ str r8, [sp] │ │ │ │ - bl 32360 │ │ │ │ + bl 327d8 │ │ │ │ subs r4, r0, #0 │ │ │ │ - bge 32530 │ │ │ │ + bge 329d8 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, #6 │ │ │ │ + str r8, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - str r8, [sp] │ │ │ │ - bl 32360 │ │ │ │ + bl 327d8 │ │ │ │ cmn r0, #2 │ │ │ │ mov r4, r0 │ │ │ │ - beq 32654 │ │ │ │ - ldr r2, [pc, #480] @ 32718 │ │ │ │ - ldr r3, [pc, #472] @ 32714 │ │ │ │ + beq 32b24 │ │ │ │ + ldr r2, [pc, #520] @ 32be8 │ │ │ │ + ldr r3, [pc, #512] @ 32be4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 3270c │ │ │ │ + bne 32bdc │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldr sl, [sp, #24] │ │ │ │ + add sp, sp, #28 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ str r8, [sp] │ │ │ │ - bl 32360 │ │ │ │ + bl 327d8 │ │ │ │ cmn r0, #2 │ │ │ │ mov r4, r0 │ │ │ │ - bne 32530 │ │ │ │ + bne 329d8 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r2, #8 │ │ │ │ + str r8, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - str r8, [sp] │ │ │ │ - bl 32360 │ │ │ │ + bl 327d8 │ │ │ │ subs r4, r0, #0 │ │ │ │ - ble 32530 │ │ │ │ + ble 329d8 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 326f0 │ │ │ │ + beq 32bc0 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov r0, #1 │ │ │ │ ldr sl, [r4, #8] │ │ │ │ ldr r1, [sl, #8] │ │ │ │ - bl 25460 │ │ │ │ + bl 2538c │ │ │ │ + mov r3, #0 │ │ │ │ + mov r9, r0 │ │ │ │ ldr r1, [r4] │ │ │ │ + mov r0, r4 │ │ │ │ mov r2, r7 │ │ │ │ - mov r9, r0 │ │ │ │ - mov r0, #0 │ │ │ │ - str r0, [sp] │ │ │ │ + str r3, [sp] │ │ │ │ mov r3, r9 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r7, [sl, #16] │ │ │ │ - blx r7 │ │ │ │ + ldr r4, [sl, #16] │ │ │ │ + blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ - ble 32614 │ │ │ │ + ble 32ad0 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r6 │ │ │ │ + str r8, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, #2 │ │ │ │ - str r8, [sp] │ │ │ │ - bl 32360 │ │ │ │ + bl 327d8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ + mov r4, r0 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ - mov r4, r0 │ │ │ │ - beq 32614 │ │ │ │ + beq 32ad0 │ │ │ │ mov r0, r9 │ │ │ │ blx r3 │ │ │ │ mov r0, r9 │ │ │ │ - bl 24c8c │ │ │ │ - b 32530 │ │ │ │ - ldr lr, [pc, #244] @ 3271c │ │ │ │ - ldr ip, [pc, #232] @ 32714 │ │ │ │ + bl 24bb8 │ │ │ │ + b 329d8 │ │ │ │ + ldr lr, [pc, #264] @ 32bec │ │ │ │ + ldr ip, [pc, #252] @ 32be4 │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ ldr lr, [ip] │ │ │ │ ldr ip, [sp, #12] │ │ │ │ eors lr, ip, lr │ │ │ │ mov ip, #0 │ │ │ │ - bne 3270c │ │ │ │ + bne 32bdc │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ add sp, sp, #16 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 32360 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldr sl, [sp, #24] │ │ │ │ + ldr lr, [sp, #28] │ │ │ │ + add sp, sp, #32 │ │ │ │ + b 327d8 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r2, #8 │ │ │ │ + str r8, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - str r8, [sp] │ │ │ │ - bl 32360 │ │ │ │ + bl 327d8 │ │ │ │ subs r4, r0, #0 │ │ │ │ - ble 32530 │ │ │ │ + ble 329d8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r0, #1 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ ldr r1, [r3, #8] │ │ │ │ - bl 25460 │ │ │ │ - mov r2, #0 │ │ │ │ + bl 2538c │ │ │ │ + mov r9, r0 │ │ │ │ mov r1, r6 │ │ │ │ str r8, [sp] │ │ │ │ - mov r3, r0 │ │ │ │ - mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 32360 │ │ │ │ + mov r3, r9 │ │ │ │ + mov r2, #0 │ │ │ │ + bl 327d8 │ │ │ │ subs r4, r0, #0 │ │ │ │ - ble 32614 │ │ │ │ + ble 32ad0 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 326f0 │ │ │ │ + beq 32bc0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r3, [r3, #20] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 326f8 │ │ │ │ + beq 32bc8 │ │ │ │ mov r1, r9 │ │ │ │ blx r3 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ cmn r5, #1 │ │ │ │ - beq 32700 │ │ │ │ + beq 32bd0 │ │ │ │ mov r4, #1 │ │ │ │ str r5, [r7] │ │ │ │ - b 32530 │ │ │ │ + b 329d8 │ │ │ │ mov r4, #0 │ │ │ │ - b 32530 │ │ │ │ + b 329d8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, r4 │ │ │ │ - b 326e8 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eorseq fp, r0, r4, lsl #28 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eorseq fp, r0, r8, lsl #27 │ │ │ │ - mlaseq r0, r8, ip, fp │ │ │ │ + b 32bb8 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eorseq fp, r2, r4, asr r9 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + ldrshteq fp, [r2], -r0 │ │ │ │ + eorseq fp, r2, ip, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ - mov r8, r1 │ │ │ │ - mov r1, r0 │ │ │ │ - str r1, [sp, #20] │ │ │ │ - ldr r1, [pc, #992] @ 32b28 │ │ │ │ - str r2, [sp, #24] │ │ │ │ - ldr r2, [pc, #988] @ 32b2c │ │ │ │ + mov r9, r1 │ │ │ │ + mov r4, #0 │ │ │ │ + str r0, [sp, #16] │ │ │ │ + mov r0, r1 │ │ │ │ + ldr r1, [pc, #996] @ 33010 │ │ │ │ + str r2, [sp, #20] │ │ │ │ + ldr r2, [pc, #992] @ 33014 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ - mov r0, r8 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ mov r2, #0 │ │ │ │ - bl 240d4 │ │ │ │ - mov r4, #0 │ │ │ │ - str r4, [sp, #40] @ 0x28 │ │ │ │ + bl 2400c │ │ │ │ add r7, r0, #512 @ 0x200 │ │ │ │ + str r4, [sp, #40] @ 0x28 │ │ │ │ mov r0, r7 │ │ │ │ - bl 24020 │ │ │ │ - ldrb r1, [r8] │ │ │ │ + bl 23f58 │ │ │ │ + ldrb r1, [r9] │ │ │ │ + mov fp, r0 │ │ │ │ cmp r1, r4 │ │ │ │ - mov r9, r0 │ │ │ │ - beq 32ad8 │ │ │ │ - ldr r3, [pc, #924] @ 32b30 │ │ │ │ + beq 32fc4 │ │ │ │ + ldr r3, [pc, #936] @ 33018 │ │ │ │ + mov r8, r4 │ │ │ │ mov r5, r4 │ │ │ │ - add r3, pc, r3 │ │ │ │ mov r6, r4 │ │ │ │ - mov sl, r8 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - str r4, [sp, #8] │ │ │ │ - str r4, [sp, #16] │ │ │ │ - b 3283c │ │ │ │ - ldr r2, [sp, #8] │ │ │ │ - cmp r2, #0 │ │ │ │ + mov sl, r9 │ │ │ │ + str r4, [sp, #12] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + b 32d14 │ │ │ │ + cmp r8, #0 │ │ │ │ movle r2, #0 │ │ │ │ movgt r2, #1 │ │ │ │ cmp r1, #41 @ 0x29 │ │ │ │ movne r2, #0 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 3296c │ │ │ │ + bne 32e68 │ │ │ │ cmp r1, #36 @ 0x24 │ │ │ │ - beq 328d8 │ │ │ │ + beq 32dc4 │ │ │ │ cmp r1, #63 @ 0x3f │ │ │ │ - bne 327ec │ │ │ │ + bne 32cc4 │ │ │ │ ldrb r1, [sl, #1] │ │ │ │ cmp r1, #40 @ 0x28 │ │ │ │ - beq 32a30 │ │ │ │ + beq 32f24 │ │ │ │ + mov r9, #1 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ - mov fp, #1 │ │ │ │ add sl, sl, #1 │ │ │ │ orrs r2, r2, r5 │ │ │ │ - bne 32878 │ │ │ │ - add r8, fp, r4 │ │ │ │ - cmp r8, r7 │ │ │ │ - bge 328c0 │ │ │ │ - add r0, r9, r4 │ │ │ │ + bne 32e60 │ │ │ │ + add r5, r9, r4 │ │ │ │ + cmp r5, r7 │ │ │ │ + bge 32dac │ │ │ │ + add r0, fp, r4 │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ - mov r2, fp │ │ │ │ + mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 22d0c │ │ │ │ + bl 22c68 │ │ │ │ cmp r6, #0 │ │ │ │ - bne 32864 │ │ │ │ + bne 32d3c │ │ │ │ ldrb r1, [sl] │ │ │ │ - mov r4, r8 │ │ │ │ + mov r4, r5 │ │ │ │ mov r5, r6 │ │ │ │ cmp r1, #0 │ │ │ │ - beq 32884 │ │ │ │ + beq 32d5c │ │ │ │ cmp r1, #92 @ 0x5c │ │ │ │ - bne 327b0 │ │ │ │ + bne 32c8c │ │ │ │ ldrb r2, [sl, #1] │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ sub r2, r2, #101 @ 0x65 │ │ │ │ cmp r2, #19 │ │ │ │ - bhi 3299c │ │ │ │ + bhi 32e90 │ │ │ │ ldrb r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop {0} │ │ │ │ mov r0, r4 │ │ │ │ - bl 24c8c │ │ │ │ mov r6, #0 │ │ │ │ - mov r5, r6 │ │ │ │ - mov r4, r8 │ │ │ │ + bl 24bb8 │ │ │ │ ldrb r1, [sl] │ │ │ │ + mov r4, r5 │ │ │ │ + mov r5, r6 │ │ │ │ cmp r1, #0 │ │ │ │ - bne 3283c │ │ │ │ - add r4, r9, r4 │ │ │ │ + bne 32d14 │ │ │ │ + add r4, fp, r4 │ │ │ │ mov r3, #0 │ │ │ │ - ldr r2, [pc, #672] @ 32b34 │ │ │ │ + ldr r2, [pc, #688] @ 3301c │ │ │ │ strb r3, [r4] │ │ │ │ - ldr r3, [pc, #656] @ 32b2c │ │ │ │ + ldr r3, [pc, #672] @ 33014 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 32b24 │ │ │ │ - mov r0, r9 │ │ │ │ + bne 3300c │ │ │ │ + mov r0, fp │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - add r7, r8, #512 @ 0x200 │ │ │ │ - mov r0, r9 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + add r7, r5, #512 @ 0x200 │ │ │ │ + mov r0, fp │ │ │ │ mov r1, r7 │ │ │ │ - bl 254a8 │ │ │ │ - mov r9, r0 │ │ │ │ - b 3280c │ │ │ │ + bl 253d4 │ │ │ │ + mov fp, r0 │ │ │ │ + b 32ce4 │ │ │ │ ldrb r1, [sl, #1] │ │ │ │ cmp r1, #123 @ 0x7b │ │ │ │ - bne 327ec │ │ │ │ - add fp, sl, #2 │ │ │ │ + bne 32cc4 │ │ │ │ + add r3, sl, #2 │ │ │ │ mov r1, #125 @ 0x7d │ │ │ │ - mov r0, fp │ │ │ │ - str r2, [sp, #28] │ │ │ │ - bl 24b6c │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ - subs r8, r0, #0 │ │ │ │ - beq 327ec │ │ │ │ - sub r1, r8, sl │ │ │ │ + mov r0, r3 │ │ │ │ + strd r2, [sp, #24] │ │ │ │ + bl 24a98 │ │ │ │ + subs r9, r0, #0 │ │ │ │ + ldr r2, [sp, #24] │ │ │ │ + beq 32cc4 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + sub r1, r9, sl │ │ │ │ + add sl, r9, #1 │ │ │ │ sub r1, r1, #2 │ │ │ │ - mov r0, fp │ │ │ │ - bl 23e1c │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - str r3, [sp] │ │ │ │ + mov r0, r3 │ │ │ │ + bl 23d54 │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + mov r1, r0 │ │ │ │ mov r2, #1 │ │ │ │ + ldr r0, [sp, #16] │ │ │ │ + str r3, [sp] │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ - add sl, r8, #1 │ │ │ │ - mov r1, r0 │ │ │ │ - str r0, [sp, #44] @ 0x2c │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - bl 324a4 │ │ │ │ + str r1, [sp, #44] @ 0x2c │ │ │ │ + bl 3293c │ │ │ │ cmp r0, #0 │ │ │ │ - blt 32ac8 │ │ │ │ + blt 32fb4 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 32ac8 │ │ │ │ - bl 240d4 │ │ │ │ - mov r6, #1 │ │ │ │ - mov fp, r0 │ │ │ │ + beq 32fb4 │ │ │ │ + bl 2400c │ │ │ │ + mov r9, r0 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ - bl 223e8 │ │ │ │ - clz r2, fp │ │ │ │ + bl 22344 │ │ │ │ + clz r2, r9 │ │ │ │ + mov r6, #1 │ │ │ │ lsr r2, r2, #5 │ │ │ │ - b 327f8 │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - ldr r2, [sp, #16] │ │ │ │ - ldrb r1, [sl, #1] │ │ │ │ - cmp r3, r2 │ │ │ │ + orrs r2, r2, r5 │ │ │ │ + beq 32cd8 │ │ │ │ + ldrb r1, [sl] │ │ │ │ + b 32d0c │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + add sl, sl, #1 │ │ │ │ + ldrb r1, [sl] │ │ │ │ + cmp r8, r3 │ │ │ │ movgt r2, #0 │ │ │ │ andle r2, r5, #1 │ │ │ │ + sub r8, r8, #1 │ │ │ │ eor r2, r2, #1 │ │ │ │ - sub r3, r3, #1 │ │ │ │ and r5, r5, r2 │ │ │ │ - add sl, sl, #1 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - b 32834 │ │ │ │ + b 32d0c │ │ │ │ add r2, sl, #1 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ mov r2, #2 │ │ │ │ add sl, sl, r2 │ │ │ │ - mov fp, #1 │ │ │ │ + mov r9, #1 │ │ │ │ mov r2, #0 │ │ │ │ - b 327f8 │ │ │ │ + b 32cd0 │ │ │ │ ldrb r2, [sl, #2] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 32884 │ │ │ │ + beq 32d5c │ │ │ │ strb r2, [sp, #48] @ 0x30 │ │ │ │ + add r9, sp, #48 @ 0x30 │ │ │ │ + add r1, sp, #44 @ 0x2c │ │ │ │ ldrb r2, [sl, #3] │ │ │ │ - add r8, sp, #48 @ 0x30 │ │ │ │ + mov r0, r9 │ │ │ │ + str r9, [sp, #44] @ 0x2c │ │ │ │ strb r2, [sp, #49] @ 0x31 │ │ │ │ mov r2, #0 │ │ │ │ - add r1, sp, #44 @ 0x2c │ │ │ │ strb r2, [sp, #50] @ 0x32 │ │ │ │ - mov r0, r8 │ │ │ │ mov r2, #16 │ │ │ │ - str r8, [sp, #44] @ 0x2c │ │ │ │ - bl 233b4 │ │ │ │ + bl 232f8 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r1, sp, #39 @ 0x27 │ │ │ │ - sub r2, r2, r8 │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r1, [sp, #40] @ 0x28 │ │ │ │ strb r0, [sp, #39] @ 0x27 │ │ │ │ - b 329a8 │ │ │ │ - ldr r2, [pc, #292] @ 32b38 │ │ │ │ + str r1, [sp, #40] @ 0x28 │ │ │ │ + sub r2, r2, r9 │ │ │ │ + add r2, r2, #1 │ │ │ │ + b 32e9c │ │ │ │ + ldr r2, [pc, #280] @ 33020 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 329a0 │ │ │ │ - ldr r2, [pc, #284] @ 32b3c │ │ │ │ + b 32e94 │ │ │ │ + ldr r2, [pc, #272] @ 33024 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 329a0 │ │ │ │ - ldr r2, [pc, #276] @ 32b40 │ │ │ │ + b 32e94 │ │ │ │ + ldr r2, [pc, #264] @ 33028 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 329a0 │ │ │ │ - add r8, sl, #2 │ │ │ │ + b 32e94 │ │ │ │ + add r3, sl, #2 │ │ │ │ mov r1, #58 @ 0x3a │ │ │ │ - mov r0, r8 │ │ │ │ - str r2, [sp, #28] │ │ │ │ - bl 24b6c │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ - subs fp, r0, #0 │ │ │ │ - beq 327ec │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ + mov r0, r3 │ │ │ │ + strd r2, [sp, #24] │ │ │ │ + bl 24a98 │ │ │ │ + subs r9, r0, #0 │ │ │ │ + ldr r2, [sp, #24] │ │ │ │ + beq 32cc4 │ │ │ │ cmp r5, #0 │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - bne 32ab0 │ │ │ │ + add r8, r8, #1 │ │ │ │ + bne 32f9c │ │ │ │ ldrb r2, [sl, #2] │ │ │ │ - sub r1, fp, sl │ │ │ │ + sub r1, r9, sl │ │ │ │ cmp r2, #33 @ 0x21 │ │ │ │ - beq 32ae0 │ │ │ │ + beq 32fcc │ │ │ │ + ldr r0, [sp, #28] │ │ │ │ sub r1, r1, #2 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 23e1c │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - str r3, [sp] │ │ │ │ + bl 23d54 │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + mov r1, r0 │ │ │ │ mov r2, r5 │ │ │ │ + ldr r0, [sp, #16] │ │ │ │ + str r3, [sp] │ │ │ │ mov r3, r5 │ │ │ │ - mov r1, r0 │ │ │ │ - str r0, [sp, #44] @ 0x2c │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - bl 32360 │ │ │ │ + str r1, [sp, #44] @ 0x2c │ │ │ │ + bl 327d8 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 32b14 │ │ │ │ + blt 33000 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ - bl 223e8 │ │ │ │ - ldrb r1, [fp, #1] │ │ │ │ - add sl, fp, #1 │ │ │ │ - b 32834 │ │ │ │ - ldr r2, [pc, #128] @ 32b44 │ │ │ │ + bl 22344 │ │ │ │ + ldrb r1, [r9, #1] │ │ │ │ + add sl, r9, #1 │ │ │ │ + b 32d0c │ │ │ │ + ldr r2, [pc, #124] @ 3302c │ │ │ │ add r2, pc, r2 │ │ │ │ - b 329a0 │ │ │ │ + b 32e94 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ - bl 223e8 │ │ │ │ - ldrb r1, [r8, #1] │ │ │ │ - b 32834 │ │ │ │ + bl 22344 │ │ │ │ + ldrb r1, [r9, #1] │ │ │ │ + b 32d0c │ │ │ │ mov r4, r0 │ │ │ │ - b 32888 │ │ │ │ + b 32d60 │ │ │ │ sub r1, r1, #3 │ │ │ │ add r0, sl, #3 │ │ │ │ - bl 23e1c │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - str r3, [sp] │ │ │ │ + bl 23d54 │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + mov r1, r0 │ │ │ │ mov r2, r5 │ │ │ │ + ldr r0, [sp, #16] │ │ │ │ + str r3, [sp] │ │ │ │ mov r3, r5 │ │ │ │ - mov r1, r0 │ │ │ │ - str r0, [sp, #44] @ 0x2c │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - bl 32360 │ │ │ │ + str r1, [sp, #44] @ 0x2c │ │ │ │ + bl 327d8 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 32aa8 │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ + blt 32f94 │ │ │ │ mov r5, #1 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - b 32aa8 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eorseq fp, r0, r4, ror fp │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - andseq r4, sp, r8, ror r0 │ │ │ │ - eorseq fp, r0, r8, lsr #20 │ │ │ │ - andseq r5, r9, r0, asr r4 │ │ │ │ - andseq r5, r9, r4, lsl r6 │ │ │ │ - mulseq r9, r8, fp │ │ │ │ - mulseq r9, ip, r3 │ │ │ │ + str r8, [sp, #12] │ │ │ │ + b 32f94 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eorseq fp, r2, r0, lsr #13 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + @ instruction: 0x001e5ddc │ │ │ │ + eorseq fp, r2, r0, ror #10 │ │ │ │ + andseq r7, sl, ip, lsr #3 │ │ │ │ + andseq r7, sl, r0, ror r3 │ │ │ │ + @ instruction: 0x001ac8f4 │ │ │ │ + andseq r7, sl, r0, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + strd r4, [sp, #-32]! @ 0xffffffe0 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + str sl, [sp, #24] │ │ │ │ + str lr, [sp, #28] │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ - ldr ip, [pc, #364] @ 32ccc │ │ │ │ - ldr r3, [pc, #364] @ 32cd0 │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r2, [pc, #360] @ 32cd4 │ │ │ │ - ldr r3, [ip, r3] │ │ │ │ + ldr ip, [pc, #384] @ 331d8 │ │ │ │ sub sp, sp, #128 @ 0x80 │ │ │ │ mov r4, r0 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, #11 │ │ │ │ + ldr r3, [pc, #368] @ 331dc │ │ │ │ + ldr r2, [pc, #368] @ 331e0 │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r3, [ip, r3] │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #124] @ 0x7c │ │ │ │ mov r3, #0 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r5, [r4] │ │ │ │ - cmp r5, #0 │ │ │ │ - beq 32c84 │ │ │ │ - ldr sl, [pc, #308] @ 32cd8 │ │ │ │ - ldr r9, [pc, #308] @ 32cdc │ │ │ │ - ldr r8, [pc, #308] @ 32ce0 │ │ │ │ - add sl, pc, sl │ │ │ │ + bl b155c │ │ │ │ + ldr r7, [r4] │ │ │ │ + cmp r7, #0 │ │ │ │ + beq 3317c │ │ │ │ + ldr r9, [pc, #328] @ 331e4 │ │ │ │ + add r4, r4, #40 @ 0x28 │ │ │ │ + mov r7, #0 │ │ │ │ + add r6, sp, #20 │ │ │ │ + add r5, sp, #72 @ 0x48 │ │ │ │ + ldr sl, [pc, #312] @ 331e8 │ │ │ │ + ldr r8, [pc, #312] @ 331ec │ │ │ │ add r9, pc, r9 │ │ │ │ + add sl, pc, sl │ │ │ │ add r8, pc, r8 │ │ │ │ - add r4, r4, #40 @ 0x28 │ │ │ │ - mov r5, #0 │ │ │ │ - add r7, sp, #20 │ │ │ │ - add r6, sp, #72 @ 0x48 │ │ │ │ - b 32c4c │ │ │ │ - vldr d7, [r4, #-24] @ 0xffffffe8 │ │ │ │ - mov r3, r9 │ │ │ │ + b 33144 │ │ │ │ + vldr d16, [r4, #-24] @ 0xffffffe8 │ │ │ │ + mov r3, sl │ │ │ │ mov r2, #50 @ 0x32 │ │ │ │ mov r1, #1 │ │ │ │ - mov r0, r7 │ │ │ │ - vstr d7, [sp] │ │ │ │ - bl 21bf0 <__sprintf_chk@plt> │ │ │ │ + mov r0, r6 │ │ │ │ + vstr d16, [sp] │ │ │ │ + bl 21b58 <__sprintf_chk@plt> │ │ │ │ ldr r3, [r4, #-28] @ 0xffffffe4 │ │ │ │ tst r3, #2 │ │ │ │ - beq 32c70 │ │ │ │ - vldr d7, [r4, #-16] │ │ │ │ - ldr r3, [pc, #232] @ 32ce4 │ │ │ │ + beq 33168 │ │ │ │ + vldr d16, [r4, #-16] │ │ │ │ mov r2, #50 @ 0x32 │ │ │ │ - add r3, pc, r3 │ │ │ │ mov r1, #1 │ │ │ │ - vstr d7, [sp] │ │ │ │ - mov r0, r6 │ │ │ │ - bl 21bf0 <__sprintf_chk@plt> │ │ │ │ - ldr r3, [r4, #-32] @ 0xffffffe0 │ │ │ │ - ldr r2, [pc, #204] @ 32ce8 │ │ │ │ - str r6, [sp, #8] │ │ │ │ - str r7, [sp, #4] │ │ │ │ - ldr ip, [r3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r4, #-40] @ 0xffffffd8 │ │ │ │ + mov r0, r5 │ │ │ │ + ldr r3, [pc, #240] @ 331f0 │ │ │ │ + vstr d16, [sp] │ │ │ │ + add r3, pc, r3 │ │ │ │ + bl 21b58 <__sprintf_chk@plt> │ │ │ │ + ldr ip, [r4, #-32] @ 0xffffffe0 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, #11 │ │ │ │ + str r6, [sp, #4] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [pc, #208] @ 331f4 │ │ │ │ + str r5, [sp, #8] │ │ │ │ + ldr r3, [r4, #-40] @ 0xffffffd8 │ │ │ │ + ldr ip, [ip] │ │ │ │ + add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ + bl b155c │ │ │ │ ldr r3, [r4], #40 @ 0x28 │ │ │ │ - add r5, r5, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 32c84 │ │ │ │ + beq 3317c │ │ │ │ ldr r3, [r4, #-28] @ 0xffffffe4 │ │ │ │ tst r3, #1 │ │ │ │ - bne 32bc8 │ │ │ │ - ldr r2, [sl] │ │ │ │ - strh r2, [r7] │ │ │ │ + bne 330c0 │ │ │ │ + ldrh r1, [r9] │ │ │ │ tst r3, #2 │ │ │ │ - lsr r2, r2, #16 │ │ │ │ - strb r2, [sp, #22] │ │ │ │ - bne 32bf0 │ │ │ │ - ldr r3, [r8] │ │ │ │ - strh r3, [r6] │ │ │ │ - lsr r3, r3, #16 │ │ │ │ - strb r3, [sp, #74] @ 0x4a │ │ │ │ - b 32c10 │ │ │ │ - ldr r2, [pc, #96] @ 32cec │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldrb r2, [r9, #2] │ │ │ │ + strh r1, [r6] │ │ │ │ + strb r2, [r6, #2] │ │ │ │ + bne 330e8 │ │ │ │ + ldrh r2, [r8] │ │ │ │ + ldrb r3, [r8, #2] │ │ │ │ + strh r2, [r5] │ │ │ │ + strb r3, [r5, #2] │ │ │ │ + b 33108 │ │ │ │ + ldr r2, [pc, #116] @ 331f8 │ │ │ │ + mov r3, r7 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, #11 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #76] @ 32cf0 │ │ │ │ - ldr r3, [pc, #40] @ 32cd0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r2, [pc, #96] @ 331fc │ │ │ │ + ldr r3, [pc, #60] @ 331dc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 32cc8 │ │ │ │ + bne 331d4 │ │ │ │ add sp, sp, #128 @ 0x80 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eorseq fp, r0, r0, ror #14 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - @ instruction: 0x001952f0 │ │ │ │ - @ instruction: 0x001952fc │ │ │ │ - @ instruction: 0x001952f0 │ │ │ │ - @ instruction: 0x001952f4 │ │ │ │ - andseq r5, r9, r0, lsr #5 │ │ │ │ - andseq r5, r9, r4, lsl #5 │ │ │ │ - andseq r5, r9, r4, asr #4 │ │ │ │ - eorseq fp, r0, ip, lsl r6 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldr sl, [sp, #24] │ │ │ │ + add sp, sp, #28 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eorseq fp, r2, r4, ror #4 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + andseq r7, sl, r0, asr #32 │ │ │ │ + andseq r7, sl, r4, asr #32 │ │ │ │ + andseq r7, sl, r8, lsr r0 │ │ │ │ + andseq r7, sl, ip, lsr r0 │ │ │ │ + andseq r6, sl, ip, ror #31 │ │ │ │ + andseq r6, sl, ip, asr #31 │ │ │ │ + mulseq sl, r4, pc @ │ │ │ │ + eorseq fp, r2, r4, lsr r1 │ │ │ │ cmp r1, #0 │ │ │ │ - bne 32d18 │ │ │ │ + bne 33224 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 32d10 │ │ │ │ + beq 3321c │ │ │ │ mov r0, #1 │ │ │ │ str r3, [r2] │ │ │ │ bx lr │ │ │ │ mov r0, r2 │ │ │ │ bx lr │ │ │ │ mvn r0, #1 │ │ │ │ bx lr │ │ │ │ cmp r1, #2 │ │ │ │ - beq 32dcc │ │ │ │ + beq 332dc │ │ │ │ sub ip, r1, #4 │ │ │ │ cmp ip, #1 │ │ │ │ - bhi 32d88 │ │ │ │ + bhi 33290 │ │ │ │ cmp r2, #0 │ │ │ │ moveq r2, #1 │ │ │ │ ldrne r2, [r2] │ │ │ │ cmp r1, #5 │ │ │ │ ldr r1, [r3] │ │ │ │ rsbeq r2, r2, #0 │ │ │ │ add r2, r2, r1 │ │ │ │ str r2, [r3] │ │ │ │ ldr r1, [r0, #12] │ │ │ │ tst r1, #1 │ │ │ │ - beq 32da8 │ │ │ │ + beq 332b0 │ │ │ │ vmov s15, r2 │ │ │ │ - vldr d6, [r0, #16] │ │ │ │ - vcvt.f64.s32 d7, s15 │ │ │ │ - vcmpe.f64 d7, d6 │ │ │ │ + vldr d16, [r0, #16] │ │ │ │ + vcvt.f64.s32 d17, s15 │ │ │ │ + vcmpe.f64 d17, d16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bpl 32da8 │ │ │ │ - vcvt.s32.f64 s12, d6 │ │ │ │ - mov r0, #1 │ │ │ │ - vstr s12, [r3] │ │ │ │ - bx lr │ │ │ │ + bpl 332b0 │ │ │ │ + vcvt.s32.f64 s15, d16 │ │ │ │ + vstr s15, [r3] │ │ │ │ + b 332a8 │ │ │ │ cmp r1, #0 │ │ │ │ - bne 32e40 │ │ │ │ + bne 33350 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 32e38 │ │ │ │ + beq 33348 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r2] │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ tst r1, #2 │ │ │ │ - beq 32da0 │ │ │ │ + beq 332a8 │ │ │ │ vmov s15, r2 │ │ │ │ - vldr d6, [r0, #24] │ │ │ │ - vcvt.f64.s32 d7, s15 │ │ │ │ - vcmpe.f64 d7, d6 │ │ │ │ + vldr d17, [r0, #24] │ │ │ │ + vcvt.f64.s32 d16, s15 │ │ │ │ + vcmpe.f64 d16, d17 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble 32da0 │ │ │ │ - b 32d78 │ │ │ │ + ble 332a8 │ │ │ │ + vcvt.s32.f64 s15, d17 │ │ │ │ + vstr s15, [r3] │ │ │ │ + b 332a8 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 32e38 │ │ │ │ + beq 33348 │ │ │ │ ldr ip, [r0, #12] │ │ │ │ ldr r1, [r2] │ │ │ │ tst ip, #1 │ │ │ │ - beq 32e14 │ │ │ │ + beq 33324 │ │ │ │ vmov s15, r1 │ │ │ │ - vldr d6, [r0, #16] │ │ │ │ - vcvt.f64.s32 d7, s15 │ │ │ │ - vcmpe.f64 d7, d6 │ │ │ │ + vldr d16, [r0, #16] │ │ │ │ + vcvt.f64.s32 d17, s15 │ │ │ │ + vcmpe.f64 d17, d16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bpl 32e14 │ │ │ │ - vcvt.s32.f64 s15, d6 │ │ │ │ + bpl 33324 │ │ │ │ + vcvt.s32.f64 s15, d16 │ │ │ │ vmov r1, s15 │ │ │ │ vstr s15, [r2] │ │ │ │ mov r0, #1 │ │ │ │ str r1, [r3] │ │ │ │ bx lr │ │ │ │ tst ip, #2 │ │ │ │ - beq 32e08 │ │ │ │ + beq 33318 │ │ │ │ vmov s15, r1 │ │ │ │ - vldr d6, [r0, #24] │ │ │ │ - vcvt.f64.s32 d7, s15 │ │ │ │ - vcmpe.f64 d7, d6 │ │ │ │ + vldr d16, [r0, #24] │ │ │ │ + vcvt.f64.s32 d17, s15 │ │ │ │ + vcmpe.f64 d17, d16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble 32e08 │ │ │ │ - b 32dfc │ │ │ │ + ble 33318 │ │ │ │ + b 3330c │ │ │ │ mov r0, r2 │ │ │ │ bx lr │ │ │ │ mvn r0, #1 │ │ │ │ bx lr │ │ │ │ - mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ - sub ip, sp, ip │ │ │ │ - str r0, [ip, #4088] @ 0xff8 │ │ │ │ - sub r4, r1, #4 │ │ │ │ - cmp r4, #1 │ │ │ │ - bhi 32ea8 │ │ │ │ - vldr d6, [r0, #24] │ │ │ │ + strd r4, [sp, #-12]! │ │ │ │ + sub r5, r1, #4 │ │ │ │ + cmp r5, #1 │ │ │ │ + str lr, [sp, #8] │ │ │ │ + bhi 333c0 │ │ │ │ vldr s15, [r3] │ │ │ │ + mov r4, r0 │ │ │ │ + vmov.f64 d18, #112 @ 0x3f800000 1.0 │ │ │ │ cmp r1, #4 │ │ │ │ - vmov.f64 d5, #112 @ 0x3f800000 1.0 │ │ │ │ - vcvt.f64.s32 d7, s15 │ │ │ │ - vmovne.f64 d5, d6 │ │ │ │ - vcvt.s32.f64 s13, d6 │ │ │ │ - mov r4, r3 │ │ │ │ - vadd.f64 d7, d7, d5 │ │ │ │ - vmov r1, s13 │ │ │ │ - add r1, r1, #1 │ │ │ │ - vcvt.s32.f64 s15, d7 │ │ │ │ - vmov r0, s15 │ │ │ │ - blx 1c679c │ │ │ │ + mov lr, r3 │ │ │ │ + vldr d17, [r4, #24] │ │ │ │ mov r0, #1 │ │ │ │ - str r1, [r4] │ │ │ │ - pop {r4, pc} │ │ │ │ - pop {r4, lr} │ │ │ │ - b 32d20 │ │ │ │ - mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #8 │ │ │ │ + vcvt.f64.s32 d16, s15 │ │ │ │ + vseleq.f64 d18, d18, d17 │ │ │ │ + vcvt.s32.f64 s15, d17 │ │ │ │ + vadd.f64 d16, d16, d18 │ │ │ │ + vmov r1, s15 │ │ │ │ + vcvt.s32.f64 s15, d16 │ │ │ │ + add r1, r1, #1 │ │ │ │ + vmov r2, s15 │ │ │ │ + sdiv r3, r2, r1 │ │ │ │ + mls r2, r1, r3, r2 │ │ │ │ + str r2, [lr] │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr lr, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + b 3322c │ │ │ │ + mov ip, #4096 @ 0x1000 │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r1, #1 │ │ │ │ mov r4, r2 │ │ │ │ - beq 32ee8 │ │ │ │ + beq 33414 │ │ │ │ cmp r1, #0 │ │ │ │ - bne 32f34 │ │ │ │ + bne 33464 │ │ │ │ cmp r2, #0 │ │ │ │ strne r3, [r2] │ │ │ │ - beq 32f2c │ │ │ │ + beq 33454 │ │ │ │ mov r0, #1 │ │ │ │ - pop {r4, pc} │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ cmp r2, #0 │ │ │ │ - beq 32f2c │ │ │ │ + beq 33454 │ │ │ │ vmov s15, r3 │ │ │ │ - vldr d6, [r0, #16] │ │ │ │ - vcvt.f64.s32 d7, s15 │ │ │ │ - vcmpe.f64 d7, d6 │ │ │ │ + vldr d17, [r0, #16] │ │ │ │ + vcvt.f64.s32 d16, s15 │ │ │ │ + vcmpe.f64 d16, d17 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bgt 32f20 │ │ │ │ - ldr r0, [pc, #44] @ 32f3c │ │ │ │ + bgt 33448 │ │ │ │ + ldr r0, [pc, #48] @ 3346c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 21f74 │ │ │ │ + bl 21edc │ │ │ │ str r0, [r4] │ │ │ │ - mov r0, #1 │ │ │ │ - pop {r4, pc} │ │ │ │ - ldr r0, [pc, #24] @ 32f40 │ │ │ │ + b 33404 │ │ │ │ + ldr r0, [pc, #32] @ 33470 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 32f10 │ │ │ │ + b 3343c │ │ │ │ mov r0, r4 │ │ │ │ - pop {r4, pc} │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mvn r0, #1 │ │ │ │ - pop {r4, pc} │ │ │ │ - @ instruction: 0x001941f0 │ │ │ │ - andseq r1, sl, ip, ror #13 │ │ │ │ + b 33408 │ │ │ │ + andseq r5, sl, r4, lsl pc │ │ │ │ + andseq r3, fp, r4, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r1, #1 │ │ │ │ mov r5, r0 │ │ │ │ mov lr, r3 │ │ │ │ - beq 32fa0 │ │ │ │ + beq 334f0 │ │ │ │ sub ip, r1, #4 │ │ │ │ cmp ip, #1 │ │ │ │ - bhi 32f98 │ │ │ │ - vldr s13, [r3] │ │ │ │ - vldr d7, [r0, #16] │ │ │ │ - vcvt.f64.s32 d6, s13 │ │ │ │ - vcmp.f64 d6, d7 │ │ │ │ + bhi 334dc │ │ │ │ + vldr s15, [r3] │ │ │ │ + vldr d16, [r0, #16] │ │ │ │ + vcvt.f64.s32 d17, s15 │ │ │ │ + vcmp.f64 d17, d16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - vldreq d7, [r0, #24] │ │ │ │ + vldreq d16, [r0, #24] │ │ │ │ + vcvt.s32.f64 s15, d16 │ │ │ │ + vstr s15, [r3] │ │ │ │ mov r0, #1 │ │ │ │ - vcvt.s32.f64 s14, d7 │ │ │ │ - vstr s14, [r3] │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - b 32d20 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ + add sp, sp, #16 │ │ │ │ + b 3322c │ │ │ │ cmp r2, #0 │ │ │ │ mov r4, r2 │ │ │ │ - beq 32fe8 │ │ │ │ - vldr s14, [r3] │ │ │ │ - vldr d6, [r0, #16] │ │ │ │ - vcvt.f64.s32 d7, s14 │ │ │ │ - vcmpe.f64 d7, d6 │ │ │ │ + moveq r0, r2 │ │ │ │ + beq 334cc │ │ │ │ + ldr r3, [r3] │ │ │ │ + vldr d17, [r5, #16] │ │ │ │ + vmov s15, r3 │ │ │ │ + vcvt.f64.s32 d16, s15 │ │ │ │ + vcmpe.f64 d16, d17 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bgt 32fdc │ │ │ │ - ldr r0, [pc, #36] @ 32ff0 │ │ │ │ + bgt 33530 │ │ │ │ + ldr r0, [pc, #24] @ 3353c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 21f74 │ │ │ │ + bl 21edc │ │ │ │ str r0, [r4] │ │ │ │ - mov r0, #1 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - ldr r0, [pc, #16] @ 32ff4 │ │ │ │ + b 334c8 │ │ │ │ + ldr r0, [pc, #8] @ 33540 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 32fcc │ │ │ │ - mov r0, r2 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - andseq r4, r9, r4, lsr r1 │ │ │ │ - andseq r1, sl, r0, lsr r6 │ │ │ │ - push {r4, r5, lr} │ │ │ │ + b 33524 │ │ │ │ + andseq r5, sl, ip, lsr #28 │ │ │ │ + andseq r3, fp, ip, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ + strd r4, [sp, #-12]! │ │ │ │ + str lr, [sp, #8] │ │ │ │ vpush {d8} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r5, r1, #0 │ │ │ │ vmov.f32 s16, s0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r2 │ │ │ │ - beq 3306c │ │ │ │ + beq 335c4 │ │ │ │ cmp r5, #1 │ │ │ │ mvnne r0, #1 │ │ │ │ - bne 33060 │ │ │ │ + bne 335b0 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 33078 │ │ │ │ + beq 335d4 │ │ │ │ mov r0, #20 │ │ │ │ - bl 24020 │ │ │ │ + bl 23f58 │ │ │ │ vcvt.f64.f32 d0, s16 │ │ │ │ - ldr r3, [pc, #64] @ 33088 │ │ │ │ - mov r2, #20 │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r3, [pc, #68] @ 335dc │ │ │ │ mov r1, r5 │ │ │ │ + mov r2, #20 │ │ │ │ str r0, [r4] │ │ │ │ + add r3, pc, r3 │ │ │ │ vstr d0, [sp] │ │ │ │ - bl 21bf0 <__sprintf_chk@plt> │ │ │ │ + bl 21b58 <__sprintf_chk@plt> │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ vpop {d8} │ │ │ │ - pop {r4, r5, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #8 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ cmp r2, #0 │ │ │ │ - vstrne s0, [r4] │ │ │ │ - bne 3305c │ │ │ │ + beq 335d4 │ │ │ │ + vstr s0, [r4] │ │ │ │ + b 335ac │ │ │ │ mov r0, r4 │ │ │ │ - add sp, sp, #12 │ │ │ │ - vpop {d8} │ │ │ │ - pop {r4, r5, pc} │ │ │ │ - andseq r4, r9, r0, lsr #29 │ │ │ │ + b 335b0 │ │ │ │ + mulseq sl, r8, fp │ │ │ │ cmp r1, #2 │ │ │ │ - push {r4, r5, lr} │ │ │ │ mov ip, r2 │ │ │ │ + strd r4, [sp, #-12]! │ │ │ │ mov r4, r0 │ │ │ │ - beq 33138 │ │ │ │ + str lr, [sp, #8] │ │ │ │ + beq 336a8 │ │ │ │ sub r5, r1, #4 │ │ │ │ - cmp r5, #1 │ │ │ │ mov lr, r1 │ │ │ │ - bhi 3312c │ │ │ │ + cmp r5, #1 │ │ │ │ + bhi 3366c │ │ │ │ cmp r2, #0 │ │ │ │ - beq 33198 │ │ │ │ - vldr s12, [r2] │ │ │ │ - vcvt.f64.f32 d6, s12 │ │ │ │ - vldr s14, [r3] │ │ │ │ + beq 33708 │ │ │ │ + vldr s15, [r2] │ │ │ │ + vcvt.f64.f32 d17, s15 │ │ │ │ + vldr s15, [r3] │ │ │ │ cmp lr, #5 │ │ │ │ - vnegeq.f64 d6, d6 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ + vnegeq.f64 d17, d17 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ tst r2, #1 │ │ │ │ - vadd.f64 d7, d7, d6 │ │ │ │ - vcvt.f32.f64 s14, d7 │ │ │ │ - vstr s14, [r3] │ │ │ │ - beq 33104 │ │ │ │ - vcvt.f64.f32 d6, s14 │ │ │ │ - vldr d5, [r4, #16] │ │ │ │ - vcmpe.f64 d6, d5 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcvtmi.f32.f64 s10, d5 │ │ │ │ - vstrmi s10, [r3] │ │ │ │ - bmi 33124 │ │ │ │ - tst r2, #2 │ │ │ │ - beq 33124 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - vldr d6, [r4, #24] │ │ │ │ - vcmpe.f64 d7, d6 │ │ │ │ + vadd.f64 d16, d16, d17 │ │ │ │ + vcvt.f32.f64 s15, d16 │ │ │ │ + vstr s15, [r3] │ │ │ │ + beq 33680 │ │ │ │ + vldr d16, [r4, #16] │ │ │ │ + vcvt.f64.f32 d17, s15 │ │ │ │ + vcmpe.f64 d17, d16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - vcvtgt.f32.f64 s12, d6 │ │ │ │ - vstrgt s12, [r3] │ │ │ │ + bpl 33680 │ │ │ │ + vcvt.f32.f64 s15, d16 │ │ │ │ + vstr s15, [r3] │ │ │ │ mov r0, #1 │ │ │ │ - pop {r4, r5, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #8 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldrd r4, [sp] │ │ │ │ vldr s0, [r3] │ │ │ │ - pop {r4, r5, lr} │ │ │ │ - b 32ff8 │ │ │ │ + ldr lr, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + b 33544 │ │ │ │ + tst r2, #2 │ │ │ │ + beq 3365c │ │ │ │ + vldr d17, [r4, #24] │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ + vcmpe.f64 d16, d17 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + ble 3365c │ │ │ │ + vcvt.f32.f64 s15, d17 │ │ │ │ + vstr s15, [r3] │ │ │ │ + b 3365c │ │ │ │ cmp r2, #0 │ │ │ │ - beq 331a0 │ │ │ │ - ldr r2, [r0, #12] │ │ │ │ + moveq r0, r2 │ │ │ │ + beq 33660 │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ vldr s15, [ip] │ │ │ │ tst r2, #1 │ │ │ │ - beq 33178 │ │ │ │ - vcvt.f64.f32 d6, s15 │ │ │ │ - vldr d5, [r0, #16] │ │ │ │ - vcmpe.f64 d6, d5 │ │ │ │ + beq 336e8 │ │ │ │ + vldr d16, [r4, #16] │ │ │ │ + vcvt.f64.f32 d17, s15 │ │ │ │ + vcmpe.f64 d17, d16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bpl 33178 │ │ │ │ - vcvt.f32.f64 s15, d5 │ │ │ │ + bpl 336e8 │ │ │ │ + vcvt.f32.f64 s15, d16 │ │ │ │ vstr s15, [ip] │ │ │ │ vstr s15, [r3] │ │ │ │ - mov r0, #1 │ │ │ │ - pop {r4, r5, pc} │ │ │ │ + b 3365c │ │ │ │ tst r2, #2 │ │ │ │ - beq 3316c │ │ │ │ - vcvt.f64.f32 d6, s15 │ │ │ │ - vldr d5, [r4, #24] │ │ │ │ - vcmpe.f64 d6, d5 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ble 3316c │ │ │ │ - b 33164 │ │ │ │ - vldr d6, [pc, #8] @ 331a8 │ │ │ │ - b 330c0 │ │ │ │ - mov r0, r2 │ │ │ │ - pop {r4, r5, pc} │ │ │ │ + beq 33658 │ │ │ │ + vldr d16, [r4, #24] │ │ │ │ + vcvt.f64.f32 d17, s15 │ │ │ │ + vcmpe.f64 d17, d16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + ble 33658 │ │ │ │ + b 336d8 │ │ │ │ + vldr d17, [pc] @ 33710 │ │ │ │ + b 33618 │ │ │ │ ldmibls r9, {r1, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ svccc 0x00b99999 │ │ │ │ cmp r1, #1 │ │ │ │ - bne 33238 │ │ │ │ + bne 337ac │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, lr} │ │ │ │ + strd r4, [sp, #-12]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #8] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ cmp r2, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r2 │ │ │ │ moveq r0, r2 │ │ │ │ - beq 33230 │ │ │ │ - mov r0, #20 │ │ │ │ + beq 3379c │ │ │ │ mov r5, r3 │ │ │ │ - bl 24020 │ │ │ │ - vmov.f64 d6, #96 @ 0x3f000000 0.5 │ │ │ │ - vldr s14, [r5] │ │ │ │ - vldr s15, [pc, #68] @ 3323c │ │ │ │ - ldr r3, [pc, #68] @ 33240 │ │ │ │ + mov r0, #20 │ │ │ │ + bl 23f58 │ │ │ │ + vldr s15, [r5] │ │ │ │ + vmov.f64 d17, #96 @ 0x3f000000 0.5 │ │ │ │ mov r2, #20 │ │ │ │ - vmul.f32 s14, s14, s15 │ │ │ │ - add r3, pc, r3 │ │ │ │ mov r1, #1 │ │ │ │ - vcmpe.f32 s14, #0.0 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vsubmi.f64 d7, d7, d6 │ │ │ │ - vaddpl.f64 d7, d7, d6 │ │ │ │ - vcvt.s32.f64 s14, d7 │ │ │ │ str r0, [r4] │ │ │ │ - vstr s14, [sp] │ │ │ │ - bl 21bf0 <__sprintf_chk@plt> │ │ │ │ + vldr s14, [pc, #64] @ 337b0 │ │ │ │ + ldr r3, [pc, #64] @ 337b4 │ │ │ │ + vmul.f32 s15, s15, s14 │ │ │ │ + add r3, pc, r3 │ │ │ │ + vcmpe.f32 s15, #0.0 │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vsubmi.f64 d16, d16, d17 │ │ │ │ + vaddpl.f64 d16, d16, d17 │ │ │ │ + vcvt.s32.f64 s15, d16 │ │ │ │ + vstr s15, [sp] │ │ │ │ + bl 21b58 <__sprintf_chk@plt> │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ - pop {r4, r5, pc} │ │ │ │ - b 3308c │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #8 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + b 335e0 │ │ │ │ ldrbtmi r0, [sl], #-0 │ │ │ │ - @ instruction: 0x00194cf0 │ │ │ │ - push {r4, r5, lr} │ │ │ │ + andseq r6, sl, ip, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ + strd r4, [sp, #-12]! │ │ │ │ + str lr, [sp, #8] │ │ │ │ vpush {d8} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r5, r1, #0 │ │ │ │ vmov.f64 d8, d0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r2 │ │ │ │ - beq 332b4 │ │ │ │ + beq 33834 │ │ │ │ cmp r5, #1 │ │ │ │ mvnne r0, #1 │ │ │ │ - bne 332a8 │ │ │ │ + bne 33820 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 332c0 │ │ │ │ + beq 33844 │ │ │ │ mov r0, #20 │ │ │ │ - bl 24020 │ │ │ │ - ldr r3, [pc, #64] @ 332d0 │ │ │ │ - vstr d8, [sp] │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #20 │ │ │ │ + bl 23f58 │ │ │ │ + ldr r3, [pc, #68] @ 3384c │ │ │ │ mov r1, r5 │ │ │ │ + mov r2, #20 │ │ │ │ + vstr d8, [sp] │ │ │ │ str r0, [r4] │ │ │ │ - bl 21bf0 <__sprintf_chk@plt> │ │ │ │ + add r3, pc, r3 │ │ │ │ + bl 21b58 <__sprintf_chk@plt> │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ vpop {d8} │ │ │ │ - pop {r4, r5, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #8 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ cmp r2, #0 │ │ │ │ - vstrne d0, [r4] │ │ │ │ - bne 332a4 │ │ │ │ + beq 33844 │ │ │ │ + vstr d0, [r4] │ │ │ │ + b 3381c │ │ │ │ mov r0, r4 │ │ │ │ - add sp, sp, #12 │ │ │ │ - vpop {d8} │ │ │ │ - pop {r4, r5, pc} │ │ │ │ - andseq r4, r9, r8, asr ip │ │ │ │ + b 33820 │ │ │ │ + andseq r6, sl, r4, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + strd r4, [sp, #-32]! @ 0xffffffe0 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + str sl, [sp, #24] │ │ │ │ + str lr, [sp, #28] │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ cmp r1, #1 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r7, r1 │ │ │ │ mov r4, r2 │ │ │ │ - bne 33388 │ │ │ │ + bne 33914 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 333a0 │ │ │ │ + beq 3392c │ │ │ │ vcvt.s32.f64 s15, d0 │ │ │ │ - ldr r3, [pc, #220] @ 333e8 │ │ │ │ + movw r3, #46021 @ 0xb3c5 │ │ │ │ + movt r3, #37282 @ 0x91a2 │ │ │ │ + movw r5, #61936 @ 0xf1f0 │ │ │ │ + movt r5, #65535 @ 0xffff │ │ │ │ mov r0, #20 │ │ │ │ vmov r6, s15 │ │ │ │ smull r2, r3, r3, r6 │ │ │ │ - asr r8, r6, #31 │ │ │ │ + asr r9, r6, #31 │ │ │ │ add r3, r3, r6 │ │ │ │ - rsb r8, r8, r3, asr #11 │ │ │ │ - rsb r5, r8, r8, lsl #20 │ │ │ │ - add r5, r8, r5, lsl #3 │ │ │ │ - ldr r3, [pc, #188] @ 333ec │ │ │ │ - rsb r5, r8, r5, lsl #5 │ │ │ │ - add r5, r6, r5, lsl #4 │ │ │ │ + rsb r9, r9, r3, asr #11 │ │ │ │ + movw r3, #34953 @ 0x8889 │ │ │ │ + movt r3, #34952 @ 0x8888 │ │ │ │ + mla r5, r5, r9, r6 │ │ │ │ smull r2, r3, r3, r5 │ │ │ │ - asr r9, r5, #31 │ │ │ │ + asr r8, r5, #31 │ │ │ │ add r3, r3, r5 │ │ │ │ - rsb r9, r9, r3, asr #5 │ │ │ │ - sub r3, r9, r9, lsl #4 │ │ │ │ + rsb r8, r8, r3, asr #5 │ │ │ │ + sub r3, r8, r8, lsl #4 │ │ │ │ add sl, r5, r3, lsl #2 │ │ │ │ - bl 24020 │ │ │ │ + bl 23f58 │ │ │ │ cmp r6, #3600 @ 0xe10 │ │ │ │ str r0, [r4] │ │ │ │ - bge 333ac │ │ │ │ + bge 3394c │ │ │ │ cmp r5, #59 @ 0x3b │ │ │ │ - ble 333cc │ │ │ │ - ldr r3, [pc, #132] @ 333f0 │ │ │ │ + ble 3396c │ │ │ │ + ldr r3, [pc, #140] @ 33988 │ │ │ │ mov r1, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ - stm sp, {r9, sl} │ │ │ │ - bl 21bf0 <__sprintf_chk@plt> │ │ │ │ + stm sp, {r8, sl} │ │ │ │ + add r3, pc, r3 │ │ │ │ + bl 21b58 <__sprintf_chk@plt> │ │ │ │ mov r0, #1 │ │ │ │ - add sp, sp, #16 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ + b 33930 │ │ │ │ cmp r1, #0 │ │ │ │ mvnne r0, #1 │ │ │ │ - bne 333a4 │ │ │ │ + bne 33930 │ │ │ │ cmp r2, #0 │ │ │ │ vstrne d0, [r2] │ │ │ │ - bne 3337c │ │ │ │ + bne 3390c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldr r3, [pc, #64] @ 333f4 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldr sl, [sp, #24] │ │ │ │ + add sp, sp, #28 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r3, [pc, #56] @ 3398c │ │ │ │ mov r1, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #20 │ │ │ │ - str sl, [sp, #8] │ │ │ │ - strd r8, [sp] │ │ │ │ - bl 21bf0 <__sprintf_chk@plt> │ │ │ │ - b 3337c │ │ │ │ - ldr r3, [pc, #36] @ 333f8 │ │ │ │ mov r2, #20 │ │ │ │ + str r9, [sp] │ │ │ │ + stmib sp, {r8, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ + bl 21b58 <__sprintf_chk@plt> │ │ │ │ + b 3390c │ │ │ │ + ldr r3, [pc, #28] @ 33990 │ │ │ │ + mov r2, #20 │ │ │ │ mov r1, r7 │ │ │ │ str sl, [sp] │ │ │ │ - bl 21bf0 <__sprintf_chk@plt> │ │ │ │ - b 3337c │ │ │ │ - @ instruction: 0x91a2b3c5 │ │ │ │ - stmhi r8, {r0, r3, r7, fp, pc} │ │ │ │ - mulseq r9, ip, fp │ │ │ │ - andseq r4, r9, r4, asr #22 │ │ │ │ - andseq r8, ip, r8, ror pc │ │ │ │ + add r3, pc, r3 │ │ │ │ + bl 21b58 <__sprintf_chk@plt> │ │ │ │ + b 3390c │ │ │ │ + andseq r6, sl, r4, asr r8 │ │ │ │ + andseq r6, sl, r8, ror #15 │ │ │ │ + andseq sl, sp, r0, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r2 │ │ │ │ - beq 33450 │ │ │ │ + beq 339f0 │ │ │ │ cmp r1, #1 │ │ │ │ - bne 33448 │ │ │ │ + mvnne r0, #1 │ │ │ │ + bne 339e4 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 33458 │ │ │ │ + beq 339f8 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 3343c │ │ │ │ + beq 339dc │ │ │ │ mov r0, r3 │ │ │ │ - bl 21f74 │ │ │ │ + bl 21edc │ │ │ │ mov r3, r0 │ │ │ │ mov r0, #1 │ │ │ │ str r3, [r4] │ │ │ │ - pop {r4, pc} │ │ │ │ - mvn r0, #1 │ │ │ │ - pop {r4, pc} │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ cmp r2, #0 │ │ │ │ - bne 3343c │ │ │ │ + bne 339dc │ │ │ │ mov r0, r4 │ │ │ │ - pop {r4, pc} │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ cmp r1, #1 │ │ │ │ sub sp, sp, #8 │ │ │ │ - mov r6, r1 │ │ │ │ + mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ - mov r5, r3 │ │ │ │ - beq 334a8 │ │ │ │ + mov r6, r3 │ │ │ │ + beq 33a64 │ │ │ │ cmp r1, #0 │ │ │ │ - bne 334f4 │ │ │ │ + bne 33ab0 │ │ │ │ cmp r2, #0 │ │ │ │ strne r3, [r2] │ │ │ │ - beq 334e8 │ │ │ │ + beq 33aa8 │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ cmp r2, #0 │ │ │ │ - beq 334e8 │ │ │ │ + beq 33aa8 │ │ │ │ mov r0, #16 │ │ │ │ - bl 24020 │ │ │ │ - ldr r1, [pc, #60] @ 334fc │ │ │ │ - ldr r3, [pc, #60] @ 33500 │ │ │ │ - smull ip, r1, r1, r5 │ │ │ │ - asr r5, r5, #31 │ │ │ │ - rsb r5, r5, r1, asr #3 │ │ │ │ - str r5, [sp] │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - mov r1, r6 │ │ │ │ + bl 23f58 │ │ │ │ + movw r3, #19923 @ 0x4dd3 │ │ │ │ + movt r3, #4194 @ 0x1062 │ │ │ │ + asr ip, r6, #31 │ │ │ │ + mov r1, r5 │ │ │ │ str r0, [r4] │ │ │ │ - bl 21bf0 <__sprintf_chk@plt> │ │ │ │ - b 3349c │ │ │ │ + smull r2, r3, r3, r6 │ │ │ │ + mov r2, #16 │ │ │ │ + rsb ip, ip, r3, asr #3 │ │ │ │ + ldr r3, [pc, #28] @ 33ab8 │ │ │ │ + str ip, [sp] │ │ │ │ + add r3, pc, r3 │ │ │ │ + bl 21b58 <__sprintf_chk@plt> │ │ │ │ + b 33a4c │ │ │ │ mov r0, r4 │ │ │ │ - add sp, sp, #8 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + b 33a50 │ │ │ │ mvn r0, #1 │ │ │ │ - b 334a0 │ │ │ │ - ldrdne r4, [r2], #-211 @ 0xffffff2d @ │ │ │ │ - andseq r4, r9, r0, asr #20 │ │ │ │ + b 33a50 │ │ │ │ + andseq r6, sl, r4, asr #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r1 │ │ │ │ - ldr r1, [pc, #324] @ 33668 │ │ │ │ + ldr r1, [pc, #340] @ 33c38 │ │ │ │ mov r6, r2 │ │ │ │ - ldr r2, [pc, #320] @ 3366c │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ + mov r3, #0 │ │ │ │ + ldr r2, [pc, #328] @ 33c3c │ │ │ │ + sub sp, sp, #48 @ 0x30 │ │ │ │ ldr r0, [r0] │ │ │ │ + add r1, pc, r1 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ - sub sp, sp, #48 @ 0x30 │ │ │ │ - mov r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ mov r2, #0 │ │ │ │ str r3, [r5] │ │ │ │ str r3, [r6] │ │ │ │ - beq 33600 │ │ │ │ - ldr r3, [pc, #268] @ 33670 │ │ │ │ + beq 33bc4 │ │ │ │ + ldr r3, [pc, #284] @ 33c40 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 3362c │ │ │ │ + beq 33bfc │ │ │ │ ldr r0, [r4, #4] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 33600 │ │ │ │ + beq 33bc4 │ │ │ │ add r4, sp, #12 │ │ │ │ - ldr r1, [pc, #236] @ 33674 │ │ │ │ + movw r1, #3329 @ 0xd01 │ │ │ │ + movt r1, #16384 @ 0x4000 │ │ │ │ mov r2, r4 │ │ │ │ - bl b3b30 │ │ │ │ + bl ba1ac │ │ │ │ cmp r0, #0 │ │ │ │ - vmoveq.f64 d4, #112 @ 0x3f800000 1.0 │ │ │ │ - vmoveq.f64 d6, d4 │ │ │ │ - beq 335c8 │ │ │ │ - vldr s2, [pc, #188] @ 33660 │ │ │ │ - vldr s1, [pc, #188] @ 33664 │ │ │ │ + vmoveq.f64 d19, #112 @ 0x3f800000 1.0 │ │ │ │ + vmoveq.f64 d17, d19 │ │ │ │ + beq 33b8c │ │ │ │ + vldr s2, [pc, #200] @ 33c30 │ │ │ │ + vmov.f32 s0, #52 @ 0x41a00000 20.0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #2 │ │ │ │ - vmov.f32 s0, #52 @ 0x41a00000 20.0 │ │ │ │ - bl bdbf8 │ │ │ │ - vldr s12, [sp, #12] │ │ │ │ - vldr s8, [sp, #16] │ │ │ │ - vcvt.f64.f32 d6, s12 │ │ │ │ - vcvt.f64.f32 d4, s8 │ │ │ │ - ldr r3, [pc, #168] @ 33678 │ │ │ │ - vldr d5, [pc, #132] @ 33658 │ │ │ │ + vldr s1, [pc, #184] @ 33c34 │ │ │ │ + bl c48c8 │ │ │ │ + vldr s14, [sp, #12] │ │ │ │ + vldr s15, [sp, #16] │ │ │ │ + vcvt.f64.f32 d17, s14 │ │ │ │ + vcvt.f64.f32 d19, s15 │ │ │ │ + ldr r3, [pc, #176] @ 33c44 │ │ │ │ + vldr d18, [pc, #144] @ 33c28 │ │ │ │ add r3, pc, r3 │ │ │ │ - vldr s14, [r3] │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - vdiv.f64 d3, d7, d5 │ │ │ │ - vdiv.f64 d7, d6, d3 │ │ │ │ - vdiv.f64 d6, d4, d3 │ │ │ │ - vmul.f64 d7, d7, d5 │ │ │ │ - vmul.f64 d6, d6, d5 │ │ │ │ - vcvt.f32.f64 s14, d7 │ │ │ │ - vcvt.f32.f64 s12, d6 │ │ │ │ - vstr s12, [r6] │ │ │ │ - vstr s14, [r5] │ │ │ │ - ldr r2, [pc, #116] @ 3367c │ │ │ │ - ldr r3, [pc, #96] @ 3366c │ │ │ │ + vldr s15, [r3] │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ + vdiv.f64 d20, d16, d18 │ │ │ │ + vdiv.f64 d16, d17, d20 │ │ │ │ + vdiv.f64 d17, d19, d20 │ │ │ │ + vmul.f64 d16, d16, d18 │ │ │ │ + vmul.f64 d17, d17, d18 │ │ │ │ + vcvt.f32.f64 s15, d16 │ │ │ │ + vcvt.f32.f64 s14, d17 │ │ │ │ + vstr s14, [r6] │ │ │ │ + vstr s15, [r5] │ │ │ │ + ldr r2, [pc, #124] @ 33c48 │ │ │ │ + ldr r3, [pc, #108] @ 33c3c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 33650 │ │ │ │ + bne 33c20 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r3, [r0, #4] │ │ │ │ add r1, sp, #4 │ │ │ │ mov r0, #4 │ │ │ │ blx r3 │ │ │ │ cmp r0, #1 │ │ │ │ - bne 33570 │ │ │ │ - vldr s12, [sp, #8] │ │ │ │ - vldr s14, [sp, #4] │ │ │ │ - b 335f8 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ + bne 33b30 │ │ │ │ + vldr s15, [sp, #4] │ │ │ │ + vldr s14, [sp, #8] │ │ │ │ + b 33bbc │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ nop {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ subsmi r0, r9, r0 │ │ │ │ rsbsmi r0, r0, #0 │ │ │ │ movtgt r0, #32768 @ 0x8000 │ │ │ │ - mlaseq r0, r8, sp, sl │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eorseq r5, r1, r8, asr #5 │ │ │ │ - andmi r0, r0, r1, lsl #26 │ │ │ │ - eorseq ip, r0, ip, asr sl │ │ │ │ - ldrhteq sl, [r0], -r8 │ │ │ │ - push {r4, r5, lr} │ │ │ │ + ldrsbteq sl, [r2], -r8 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq r4, r3, r8, lsl #26 │ │ │ │ + mlaseq r2, r8, r4, ip │ │ │ │ + eorseq sl, r2, r4, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ + strd r4, [sp, #-12]! │ │ │ │ + str lr, [sp, #8] │ │ │ │ vpush {d8} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ - ldr r1, [pc, #468] @ 33870 │ │ │ │ - ldr r2, [pc, #468] @ 33874 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [r0] │ │ │ │ - ldr r2, [r1, r2] │ │ │ │ + ldr r2, [pc, #484] @ 33e50 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ - cmp r3, #0 │ │ │ │ - ldr r2, [r2] │ │ │ │ - str r2, [sp, #44] @ 0x2c │ │ │ │ - mov r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ - vstr s1, [sp, #8] │ │ │ │ + ldr r3, [pc, #476] @ 33e54 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r3, [r3] │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + mov r3, #0 │ │ │ │ + ldr r3, [r0] │ │ │ │ vstr s0, [sp, #4] │ │ │ │ - beq 33798 │ │ │ │ - ldr r2, [pc, #420] @ 33878 │ │ │ │ + vstr s1, [sp, #8] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 33d6c │ │ │ │ + ldr r2, [pc, #436] @ 33e58 │ │ │ │ vmov.f32 s17, s0 │ │ │ │ + vmov.f32 s16, s1 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r2, [r2] │ │ │ │ - vmov.f32 s16, s1 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 337d0 │ │ │ │ + beq 33dac │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 337a0 │ │ │ │ - ldr r3, [pc, #384] @ 3387c │ │ │ │ - vadd.f32 s2, s16, s17 │ │ │ │ - add r3, pc, r3 │ │ │ │ - vldr s10, [r3] │ │ │ │ - vcvt.f64.f32 d0, s17 │ │ │ │ - vldr d3, [pc, #344] @ 33868 │ │ │ │ - vcvt.f64.f32 d1, s2 │ │ │ │ - vcvt.f64.f32 d5, s10 │ │ │ │ + beq 33d74 │ │ │ │ + ldr r3, [pc, #400] @ 33e5c │ │ │ │ + vadd.f32 s14, s16, s17 │ │ │ │ + vcvt.f64.f32 d17, s17 │ │ │ │ vcvt.f64.f32 d8, s16 │ │ │ │ - vdiv.f64 d4, d0, d3 │ │ │ │ - vmov.f64 d2, #96 @ 0x3f000000 0.5 │ │ │ │ + vmov.f64 d22, #96 @ 0x3f000000 0.5 │ │ │ │ add r5, sp, #12 │ │ │ │ + vldr d19, [pc, #356] @ 33e48 │ │ │ │ + vmov.f32 s0, #52 @ 0x41a00000 20.0 │ │ │ │ mov r2, r5 │ │ │ │ - vdiv.f64 d7, d1, d3 │ │ │ │ mov r1, r5 │ │ │ │ - vmov.f32 s0, #52 @ 0x41a00000 20.0 │ │ │ │ mov r0, #8 │ │ │ │ - vdiv.f64 d1, d5, d3 │ │ │ │ - vdiv.f64 d5, d8, d3 │ │ │ │ - vmul.f64 d7, d7, d1 │ │ │ │ - vmul.f64 d4, d4, d1 │ │ │ │ - vmul.f64 d6, d5, d1 │ │ │ │ - vmul.f64 d7, d7, d2 │ │ │ │ - vcvt.f32.f64 s8, d4 │ │ │ │ - vcvt.f32.f64 s12, d6 │ │ │ │ - vcvt.f32.f64 s14, d7 │ │ │ │ - vstr s8, [sp, #12] │ │ │ │ - vstr s12, [sp, #16] │ │ │ │ - vstr s14, [sp, #20] │ │ │ │ - vstr s14, [sp, #24] │ │ │ │ - vstr s14, [sp, #28] │ │ │ │ - vstr s14, [sp, #32] │ │ │ │ - vstr s14, [sp, #36] @ 0x24 │ │ │ │ - vstr s14, [sp, #40] @ 0x28 │ │ │ │ - bl bdcc0 │ │ │ │ - ldr r1, [pc, #248] @ 33880 │ │ │ │ + add r3, pc, r3 │ │ │ │ + vcvt.f64.f32 d20, s14 │ │ │ │ + vldr s15, [r3] │ │ │ │ + vdiv.f64 d18, d17, d19 │ │ │ │ + vcvt.f64.f32 d21, s15 │ │ │ │ + vdiv.f64 d16, d20, d19 │ │ │ │ + vdiv.f64 d20, d21, d19 │ │ │ │ + vdiv.f64 d17, d8, d19 │ │ │ │ + vmul.f64 d16, d16, d20 │ │ │ │ + vmul.f64 d18, d18, d20 │ │ │ │ + vmul.f64 d17, d17, d20 │ │ │ │ + vmul.f64 d16, d16, d22 │ │ │ │ + vcvt.f32.f64 s13, d18 │ │ │ │ + vcvt.f32.f64 s15, d16 │ │ │ │ + vcvt.f32.f64 s14, d17 │ │ │ │ + vstr s13, [sp, #12] │ │ │ │ + vstr s14, [sp, #16] │ │ │ │ + vstr s15, [sp, #20] │ │ │ │ + vstr s15, [sp, #24] │ │ │ │ + vstr s15, [sp, #28] │ │ │ │ + vstr s15, [sp, #32] │ │ │ │ + vstr s15, [sp, #36] @ 0x24 │ │ │ │ + vstr s15, [sp, #40] @ 0x28 │ │ │ │ + bl c49a8 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ mov r2, r5 │ │ │ │ - bl b3b30 │ │ │ │ + mov r1, #3328 @ 0xd00 │ │ │ │ + movt r1, #16384 @ 0x4000 │ │ │ │ + bl ba1ac │ │ │ │ cmp r0, #0 │ │ │ │ - beq 337f8 │ │ │ │ + beq 33dd4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #12] │ │ │ │ - ldr r2, [pc, #220] @ 33884 │ │ │ │ - ldr r3, [pc, #200] @ 33874 │ │ │ │ + ldr r2, [pc, #228] @ 33e60 │ │ │ │ + ldr r3, [pc, #212] @ 33e54 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 33860 │ │ │ │ + bne 33e40 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ vpop {d8} │ │ │ │ - pop {r4, r5, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #8 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r3, [r3, #4] │ │ │ │ add r1, sp, #4 │ │ │ │ mov r0, #5 │ │ │ │ blx r3 │ │ │ │ cmp r0, #1 │ │ │ │ - beq 33798 │ │ │ │ + beq 33d6c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 336f4 │ │ │ │ - b 337a0 │ │ │ │ - ldr r2, [pc, #136] @ 33888 │ │ │ │ + bne 33cc4 │ │ │ │ + b 33d74 │ │ │ │ + ldr r2, [pc, #136] @ 33e64 │ │ │ │ mov r1, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r1, [pc, #124] @ 3388c │ │ │ │ + bl b155c │ │ │ │ + ldr r1, [pc, #124] @ 33e68 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b3830 │ │ │ │ + bl b9e70 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 33798 │ │ │ │ - ldr r1, [pc, #88] @ 33880 │ │ │ │ + beq 33d6c │ │ │ │ ldr r0, [r4, #4] │ │ │ │ mov r2, r5 │ │ │ │ - bl b3b30 │ │ │ │ + mov r1, #3328 @ 0xd00 │ │ │ │ + movt r1, #16384 @ 0x4000 │ │ │ │ + bl ba1ac │ │ │ │ cmp r0, #0 │ │ │ │ - beq 3384c │ │ │ │ - ldr r3, [pc, #80] @ 33890 │ │ │ │ + beq 33e2c │ │ │ │ + ldr r3, [pc, #76] @ 33e6c │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3] │ │ │ │ - b 33798 │ │ │ │ - ldr r2, [pc, #64] @ 33894 │ │ │ │ + b 33d6c │ │ │ │ + ldr r2, [pc, #60] @ 33e70 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl ab6e0 │ │ │ │ - b 337a0 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ + bl b155c │ │ │ │ + b 33d74 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ nop {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ subsmi r0, r9, r0 │ │ │ │ - eorseq sl, r0, r4, lsr #24 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eorseq r5, r1, r4, asr r1 │ │ │ │ - eorseq ip, r0, r0, lsr r9 │ │ │ │ - andmi r0, r0, r0, lsl #26 │ │ │ │ - eorseq sl, r0, r8, lsl fp │ │ │ │ - andseq r4, r9, r8, lsl r7 │ │ │ │ - andseq r4, r9, ip, ror r2 │ │ │ │ - eorseq r4, r1, r8, ror #31 │ │ │ │ - @ instruction: 0x001946fc │ │ │ │ + eorseq sl, r2, ip, asr r6 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq r4, r3, r0, lsl #23 │ │ │ │ + eorseq ip, r2, ip, lsr r3 │ │ │ │ + eorseq sl, r2, r4, asr r5 │ │ │ │ + andseq r6, sl, ip, lsl #7 │ │ │ │ + @ instruction: 0x001a5ef0 │ │ │ │ + eorseq r4, r3, r8, lsl #20 │ │ │ │ + andseq r6, sl, ip, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr ip, [pc, #152] @ 33948 │ │ │ │ - ldr r3, [pc, #152] @ 3394c │ │ │ │ - add ip, pc, ip │ │ │ │ + ldr ip, [pc, #160] @ 33f30 │ │ │ │ sub sp, sp, #16 │ │ │ │ - ldr r3, [ip, r3] │ │ │ │ - add r2, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ + add r2, sp, #8 │ │ │ │ add r1, sp, #4 │ │ │ │ + ldr r3, [pc, #144] @ 33f34 │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 33508 │ │ │ │ - vldr s14, [r4, #8] │ │ │ │ - ldr r2, [pc, #108] @ 33950 │ │ │ │ - ldr r3, [pc, #100] @ 3394c │ │ │ │ - vcvt.f32.s32 s1, s14 │ │ │ │ - add r2, pc, r2 │ │ │ │ + bl 33ac0 │ │ │ │ + vldr s13, [r4, #8] │ │ │ │ + ldr r2, [pc, #116] @ 33f38 │ │ │ │ + ldr r3, [pc, #108] @ 33f34 │ │ │ │ vldr s15, [sp, #4] │ │ │ │ + vcvt.f32.s32 s1, s13 │ │ │ │ + add r2, pc, r2 │ │ │ │ vldr s14, [sp, #8] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ vadd.f32 s15, s1, s15 │ │ │ │ + vadd.f32 s1, s1, s14 │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - vadd.f32 s1, s1, s14 │ │ │ │ - bne 33940 │ │ │ │ - vldr s0, [pc, #40] @ 33944 │ │ │ │ + bne 33f28 │ │ │ │ + vldr s0, [pc, #48] @ 33f2c │ │ │ │ mov r0, r4 │ │ │ │ vcmpe.f32 s1, s0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vcmpe.f32 s15, s0 │ │ │ │ - vmovgt.f32 s1, s0 │ │ │ │ + vselgt.f32 s1, s0, s1 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - vmovle.f32 s0, s15 │ │ │ │ + vselgt.f32 s0, s0, s15 │ │ │ │ add sp, sp, #16 │ │ │ │ - pop {r4, lr} │ │ │ │ - b 33680 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + add sp, sp, #8 │ │ │ │ + b 33c4c │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ sbcmi r0, r8, #0 │ │ │ │ - eorseq sl, r0, r0, lsl sl │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - ldrsbteq sl, [r0], -r8 │ │ │ │ + eorseq sl, r2, r0, lsr r4 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq sl, r2, r4, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr ip, [pc, #152] @ 33a04 │ │ │ │ - ldr r3, [pc, #152] @ 33a08 │ │ │ │ - add ip, pc, ip │ │ │ │ + ldr ip, [pc, #160] @ 33ff8 │ │ │ │ sub sp, sp, #16 │ │ │ │ - ldr r3, [ip, r3] │ │ │ │ - add r2, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ + add r2, sp, #8 │ │ │ │ add r1, sp, #4 │ │ │ │ + ldr r3, [pc, #144] @ 33ffc │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 33508 │ │ │ │ + bl 33ac0 │ │ │ │ vldr s15, [r4, #8] │ │ │ │ - ldr r2, [pc, #108] @ 33a0c │ │ │ │ - ldr r3, [pc, #100] @ 33a08 │ │ │ │ + ldr r2, [pc, #116] @ 34000 │ │ │ │ + ldr r3, [pc, #108] @ 33ffc │ │ │ │ + vldr s14, [sp, #4] │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ add r2, pc, r2 │ │ │ │ - vldr s14, [sp, #4] │ │ │ │ vldr s1, [sp, #8] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ vsub.f32 s14, s14, s15 │ │ │ │ + vsub.f32 s1, s1, s15 │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - vsub.f32 s1, s1, s15 │ │ │ │ - bne 339fc │ │ │ │ + bne 33ff0 │ │ │ │ vcmpe.f32 s1, #0.0 │ │ │ │ - vldr s0, [pc, #36] @ 33a00 │ │ │ │ + vldr s0, [pc, #44] @ 33ff4 │ │ │ │ mov r0, r4 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vcmpe.f32 s14, s0 │ │ │ │ vmovmi.f32 s1, s0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vmovpl.f32 s0, s14 │ │ │ │ add sp, sp, #16 │ │ │ │ - pop {r4, lr} │ │ │ │ - b 33680 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + add sp, sp, #8 │ │ │ │ + b 33c4c │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ andeq r0, r0, r0 │ │ │ │ - eorseq sl, r0, r4, asr r9 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eorseq sl, r0, ip, lsl r9 │ │ │ │ + eorseq sl, r2, r8, ror #6 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq sl, r2, ip, lsr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr ip, [pc, #112] @ 33a98 │ │ │ │ - ldr r3, [pc, #112] @ 33a9c │ │ │ │ - add ip, pc, ip │ │ │ │ + ldr ip, [pc, #120] @ 34098 │ │ │ │ sub sp, sp, #16 │ │ │ │ - ldr r3, [ip, r3] │ │ │ │ mov r4, r1 │ │ │ │ add r2, sp, #8 │ │ │ │ add r1, sp, #4 │ │ │ │ + ldr r3, [pc, #104] @ 3409c │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 33508 │ │ │ │ - vmov.f32 s14, #96 @ 0x3f000000 0.5 │ │ │ │ + bl 33ac0 │ │ │ │ vldr s15, [sp, #4] │ │ │ │ + vmov.f32 s14, #96 @ 0x3f000000 0.5 │ │ │ │ vldr s13, [sp, #8] │ │ │ │ - ldr r2, [pc, #60] @ 33aa0 │ │ │ │ - ldr r3, [pc, #52] @ 33a9c │ │ │ │ + ldr r2, [pc, #68] @ 340a0 │ │ │ │ + ldr r3, [pc, #60] @ 3409c │ │ │ │ vadd.f32 s15, s15, s13 │ │ │ │ add r2, pc, r2 │ │ │ │ vmul.f32 s15, s15, s14 │ │ │ │ vstr s15, [r4] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 33a94 │ │ │ │ + bne 34094 │ │ │ │ add sp, sp, #16 │ │ │ │ - pop {r4, pc} │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - mlaseq r0, r8, r8, sl │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eorseq sl, r0, r8, asr r8 │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eorseq sl, r2, r0, lsr #5 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq sl, r2, r0, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 33afc │ │ │ │ + beq 3411c │ │ │ │ vldr s0, [r0, #16] │ │ │ │ - vldr s1, [r0, #20] │ │ │ │ - pop {r4, lr} │ │ │ │ vcmp.f32 s0, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ + bne 340e8 │ │ │ │ + mov r3, #0 │ │ │ │ + movt r3, #17096 @ 0x42c8 │ │ │ │ + vmov s0, r3 │ │ │ │ + str r3, [r0, #16] │ │ │ │ + vldr s1, [r4, #20] │ │ │ │ vcmp.f32 s1, #0.0 │ │ │ │ - vldreq s15, [pc, #64] @ 33b24 │ │ │ │ - vmoveq.f32 s0, s15 │ │ │ │ - vstreq s15, [r0, #16] │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vldreq s15, [pc, #48] @ 33b24 │ │ │ │ - vmoveq.f32 s1, s15 │ │ │ │ - vstreq s15, [r0, #20] │ │ │ │ - b 33680 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne 34108 │ │ │ │ + mov r3, #0 │ │ │ │ + movt r3, #17096 @ 0x42c8 │ │ │ │ + vmov s1, r3 │ │ │ │ + str r3, [r4, #20] │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #8 │ │ │ │ + b 33c4c │ │ │ │ add r2, r0, #20 │ │ │ │ add r1, r0, #16 │ │ │ │ - bl 33508 │ │ │ │ - vldr s1, [pc, #24] @ 33b28 │ │ │ │ + bl 33ac0 │ │ │ │ + vldr s1, [pc, #28] @ 3414c │ │ │ │ mov r0, r4 │ │ │ │ vmov.f32 s0, s1 │ │ │ │ - bl 33680 │ │ │ │ + bl 33c4c │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #12] │ │ │ │ - pop {r4, pc} │ │ │ │ - sbcmi r0, r8, #0 │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ mov r3, #0 │ │ │ │ - cmp r0, #0 │ │ │ │ mov r2, r1 │ │ │ │ str r3, [r1] │ │ │ │ - bxeq lr │ │ │ │ - ldr r1, [pc] @ 33b4c │ │ │ │ - b b3b30 │ │ │ │ - andmi r1, r0, r1, lsl #24 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 34174 │ │ │ │ + movw r1, #7169 @ 0x1c01 │ │ │ │ + movt r1, #16384 @ 0x4000 │ │ │ │ + b ba1ac │ │ │ │ + bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ - str r0, [ip, #4008] @ 0xfa8 │ │ │ │ - ldr r1, [pc, #288] @ 33c88 │ │ │ │ - sub sp, sp, #56 @ 0x38 │ │ │ │ - ldr r2, [pc, #284] @ 33c8c │ │ │ │ - vstr s0, [sp, #4] │ │ │ │ - add r1, pc, r1 │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ + str r0, [ip, #4000] @ 0xfa0 │ │ │ │ + ldr r1, [pc, #324] @ 342e4 │ │ │ │ mov r4, r0 │ │ │ │ + sub sp, sp, #60 @ 0x3c │ │ │ │ + mov r3, #0 │ │ │ │ + add r7, sp, #20 │ │ │ │ + ldr r2, [pc, #308] @ 342e8 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ + add r1, pc, r1 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ - mov r3, #0 │ │ │ │ - add r6, sp, #20 │ │ │ │ cmp r0, r3 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ mov r2, #0 │ │ │ │ + vstr s0, [sp, #4] │ │ │ │ + str r7, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ - str r6, [sp, #12] │ │ │ │ - beq 33bbc │ │ │ │ - add r7, sp, #4 │ │ │ │ - ldr r1, [pc, #224] @ 33c90 │ │ │ │ - mov r2, r7 │ │ │ │ - bl b3b30 │ │ │ │ - subs r5, r0, #0 │ │ │ │ - beq 33be8 │ │ │ │ - ldr r2, [pc, #208] @ 33c94 │ │ │ │ - ldr r3, [pc, #196] @ 33c8c │ │ │ │ + beq 341f8 │ │ │ │ + add r8, sp, #4 │ │ │ │ + mov r1, #7168 @ 0x1c00 │ │ │ │ + movt r1, #16384 @ 0x4000 │ │ │ │ + mov r2, r8 │ │ │ │ + bl ba1ac │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 34238 │ │ │ │ + ldr r2, [pc, #236] @ 342ec │ │ │ │ + ldr r3, [pc, #228] @ 342e8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 33c84 │ │ │ │ - add sp, sp, #56 @ 0x38 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldr r1, [pc, #168] @ 33c98 │ │ │ │ + bne 342e0 │ │ │ │ + add sp, sp, #60 @ 0x3c │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r1, [pc, #176] @ 342f0 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b3830 │ │ │ │ - subs r8, r0, #0 │ │ │ │ - beq 33c70 │ │ │ │ + bl b9e70 │ │ │ │ + subs r6, r0, #0 │ │ │ │ + beq 342cc │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl b328c │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r6 │ │ │ │ - mov r2, #32 │ │ │ │ - bl 24368 │ │ │ │ - mov r4, #2 │ │ │ │ - mov sl, #1065353216 @ 0x3f800000 │ │ │ │ - mov r9, #0 │ │ │ │ add r5, sp, #28 │ │ │ │ - add r6, sp, #12 │ │ │ │ - str sl, [r5] │ │ │ │ + add fp, sp, #12 │ │ │ │ + bl b98b0 │ │ │ │ + vmov.i32 q8, #0 @ 0x00000000 │ │ │ │ + mov sl, #0 │ │ │ │ + mov r9, #1065353216 @ 0x3f800000 │ │ │ │ + mov r4, #2 │ │ │ │ + vst1.8 {d16-d17}, [r7] │ │ │ │ + vstr d16, [r7, #16] │ │ │ │ + vstr d16, [r7, #24] │ │ │ │ + mov r7, #6656 @ 0x1a00 │ │ │ │ + movt r7, #16384 @ 0x4000 │ │ │ │ + ldr r3, [r6, #4] │ │ │ │ + mov r2, fp │ │ │ │ + mov r1, r7 │ │ │ │ + mov r0, r6 │ │ │ │ + str r9, [r5] │ │ │ │ str r4, [sp, #16] │ │ │ │ - ldr r3, [r8, #4] │ │ │ │ - ldr r1, [pc, #92] @ 33c9c │ │ │ │ - mov r2, r6 │ │ │ │ - mov r0, r8 │ │ │ │ add r4, r4, #1 │ │ │ │ blx r3 │ │ │ │ cmp r4, #8 │ │ │ │ - str r9, [r5], #4 │ │ │ │ - bne 33c2c │ │ │ │ - ldr r3, [r8, #4] │ │ │ │ - ldr r1, [pc, #44] @ 33c90 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r0, r8 │ │ │ │ + str sl, [r5], #4 │ │ │ │ + bne 34284 │ │ │ │ + ldr r3, [r6, #4] │ │ │ │ + mov r1, #7168 @ 0x1c00 │ │ │ │ + movt r1, #16384 @ 0x4000 │ │ │ │ + mov r2, r8 │ │ │ │ + mov r0, r6 │ │ │ │ blx r3 │ │ │ │ - b 33bbc │ │ │ │ - ldr r2, [pc, #40] @ 33ca0 │ │ │ │ + b 341f8 │ │ │ │ + ldr r2, [pc, #32] @ 342f4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl ab6e0 │ │ │ │ - b 33bbc │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eorseq sl, r0, r0, asr r7 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - andmi r1, r0, r0, lsl #24 │ │ │ │ - ldrshteq sl, [r0], -ip │ │ │ │ - andseq r4, r9, r8, lsl #7 │ │ │ │ - andmi r1, r0, r0, lsl #20 │ │ │ │ - andseq r4, r9, r4, lsl #6 │ │ │ │ + bl b155c │ │ │ │ + b 341f8 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eorseq sl, r2, ip, lsl r1 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + ldrsbteq sl, [r2], -r0 │ │ │ │ + andseq r5, sl, r8, lsl #31 │ │ │ │ + @ instruction: 0x001a5ef8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r6, [pc, #328] @ 33e04 │ │ │ │ - ldr r3, [pc, #328] @ 33e08 │ │ │ │ - add r6, pc, r6 │ │ │ │ + ldr r7, [pc, #324] @ 34460 │ │ │ │ + mov r4, r0 │ │ │ │ + ldr r3, [pc, #320] @ 34464 │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r6, [r7] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r3] │ │ │ │ - ldr r3, [r6, #8] │ │ │ │ - ldr r7, [r6] │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + sub r5, r8, r6 │ │ │ │ cmp r3, #0 │ │ │ │ - ldr r3, [r6, #4] │ │ │ │ - sub r5, r8, r7 │ │ │ │ - mov r4, r0 │ │ │ │ + ldr r3, [r7, #4] │ │ │ │ add r5, r5, r3 │ │ │ │ - beq 33dc4 │ │ │ │ + beq 34428 │ │ │ │ cmp r5, #0 │ │ │ │ - popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ - ands r6, r4, #536870912 @ 0x20000000 │ │ │ │ - bne 33d38 │ │ │ │ + beq 34390 │ │ │ │ + ands r3, r4, #536870912 @ 0x20000000 │ │ │ │ + bne 343a4 │ │ │ │ cmp r5, #1 │ │ │ │ - beq 33d80 │ │ │ │ - mov r0, r7 │ │ │ │ - mov r1, r8 │ │ │ │ - blx 1c64ec │ │ │ │ - ldr r5, [pc, #248] @ 33e0c │ │ │ │ - add r7, r7, #1 │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - str r4, [r3, r1, lsl #2] │ │ │ │ - and r4, r4, #134217728 @ 0x8000000 │ │ │ │ - ldr r3, [pc, #224] @ 33e10 │ │ │ │ + beq 343e8 │ │ │ │ + udiv r3, r6, r8 │ │ │ │ + ldr r2, [pc, #252] @ 34468 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r2, #8] │ │ │ │ + mls r3, r8, r3, r6 │ │ │ │ + add r6, r6, #1 │ │ │ │ + str r6, [r2] │ │ │ │ + and r2, r4, #134217728 @ 0x8000000 │ │ │ │ + str r4, [r1, r3, lsl #2] │ │ │ │ + ldr r3, [pc, #224] @ 3446c │ │ │ │ add r3, pc, r3 │ │ │ │ - str r4, [r3, #12] │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ + str r2, [r3, #12] │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ cmp r5, r8, asr #1 │ │ │ │ - pople {r4, r5, r6, r7, r8, pc} │ │ │ │ + ble 34390 │ │ │ │ cmp r5, #1 │ │ │ │ - beq 33d80 │ │ │ │ - mov r0, r7 │ │ │ │ - mov r1, r8 │ │ │ │ - blx 1c64ec │ │ │ │ - ldr r5, [pc, #184] @ 33e14 │ │ │ │ - add r7, r7, #1 │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - str r4, [r3, r1, lsl #2] │ │ │ │ - ldr r3, [pc, #164] @ 33e18 │ │ │ │ + beq 343e8 │ │ │ │ + udiv r3, r6, r8 │ │ │ │ + ldr r2, [pc, #176] @ 34470 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r2, #8] │ │ │ │ + mls r3, r8, r3, r6 │ │ │ │ + add r6, r6, #1 │ │ │ │ + str r6, [r2] │ │ │ │ + str r4, [r1, r3, lsl #2] │ │ │ │ + ldr r3, [pc, #152] @ 34474 │ │ │ │ bic r4, r4, #536870912 @ 0x20000000 │ │ │ │ add r3, pc, r3 │ │ │ │ str r4, [r3, #12] │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r5, [pc, #148] @ 33e1c │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - tst r3, #134217728 @ 0x8000000 │ │ │ │ - popne {r4, r5, r6, r7, r8, pc} │ │ │ │ - cmp r3, r4 │ │ │ │ - mov r1, r8 │ │ │ │ - beq 33ddc │ │ │ │ - mov r0, r7 │ │ │ │ - blx 1c64ec │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ + b 34390 │ │ │ │ + ldr r2, [pc, #136] @ 34478 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r2, #12] │ │ │ │ + tst r1, #134217728 @ 0x8000000 │ │ │ │ + bne 34390 │ │ │ │ + cmp r1, r4 │ │ │ │ + beq 34438 │ │ │ │ + udiv r3, r6, r8 │ │ │ │ + ldr r1, [r2, #8] │ │ │ │ + mls r3, r8, r3, r6 │ │ │ │ + add r6, r6, #1 │ │ │ │ + str r6, [r2] │ │ │ │ mov r2, #134217728 @ 0x8000000 │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5] │ │ │ │ - str r2, [r3, r1, lsl #2] │ │ │ │ - mov r4, #134217728 @ 0x8000000 │ │ │ │ - b 33d28 │ │ │ │ + str r2, [r1, r3, lsl #2] │ │ │ │ + mov r2, #134217728 @ 0x8000000 │ │ │ │ + b 34384 │ │ │ │ lsl r0, r8, #2 │ │ │ │ - bl 24020 │ │ │ │ - cmp r5, #0 │ │ │ │ - str r0, [r6, #8] │ │ │ │ - bne 33cf0 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - mov r0, r7 │ │ │ │ - blx 1c64ec │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ + bl 23f58 │ │ │ │ + str r0, [r7, #8] │ │ │ │ + b 34348 │ │ │ │ + cmp r3, #0 │ │ │ │ + udiv r3, r6, r8 │ │ │ │ + ldr r1, [r2, #8] │ │ │ │ orr r4, r4, #134217728 @ 0x8000000 │ │ │ │ - add r7, r7, #1 │ │ │ │ - cmp r6, #0 │ │ │ │ - str r7, [r5] │ │ │ │ - str r4, [r3, r1, lsl #2] │ │ │ │ - bne 33d6c │ │ │ │ - b 33dbc │ │ │ │ - eorseq r4, r1, r8, ror fp │ │ │ │ - eorseq ip, r0, r0, ror r3 │ │ │ │ - eorseq r4, r1, r0, lsr #22 │ │ │ │ - eorseq r4, r1, r8, lsl #22 │ │ │ │ - ldrsbteq r4, [r1], -r8 │ │ │ │ - eorseq r4, r1, r0, asr #21 │ │ │ │ - ldrhteq r4, [r1], -r0 │ │ │ │ - mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ - sub ip, sp, ip │ │ │ │ - str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r5, [pc, #68] @ 33e7c │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r6, [r5, #8] │ │ │ │ - cmp r6, #0 │ │ │ │ - beq 33e74 │ │ │ │ - ldm r5, {r3, r4} │ │ │ │ - cmp r3, r4 │ │ │ │ - beq 33e74 │ │ │ │ - ldr r3, [pc, #40] @ 33e80 │ │ │ │ - mov r0, r4 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r3] │ │ │ │ - blx 1c64ec │ │ │ │ - add r4, r4, #1 │ │ │ │ - str r4, [r5, #4] │ │ │ │ - ldr r0, [r6, r1, lsl #2] │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + mls r3, r8, r3, r6 │ │ │ │ + add r6, r6, #1 │ │ │ │ + str r6, [r2] │ │ │ │ + str r4, [r1, r3, lsl #2] │ │ │ │ + bne 343d4 │ │ │ │ + b 34420 │ │ │ │ + eorseq r4, r3, r4, lsl r5 │ │ │ │ + eorseq fp, r2, r8, lsl #26 │ │ │ │ + eorseq r4, r3, ip, asr #9 │ │ │ │ + eorseq r4, r3, ip, lsr #9 │ │ │ │ + eorseq r4, r3, r8, ror r4 │ │ │ │ + eorseq r4, r3, r8, asr r4 │ │ │ │ + eorseq r4, r3, r8, asr #8 │ │ │ │ + ldr r2, [pc, #64] @ 344c4 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r2, #8] │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 344bc │ │ │ │ + ldm r2, {r1, r3} │ │ │ │ + cmp r1, r3 │ │ │ │ + beq 344bc │ │ │ │ + ldr r1, [pc, #36] @ 344c8 │ │ │ │ + ldr ip, [pc, r1] │ │ │ │ + udiv r1, r3, ip │ │ │ │ + mls r1, ip, r1, r3 │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r2, #4] │ │ │ │ + ldr r0, [r0, r1, lsl #2] │ │ │ │ + bx lr │ │ │ │ mvn r0, #2 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - eorseq r4, r1, r0, lsl #20 │ │ │ │ - ldrsbteq ip, [r0], -r8 │ │ │ │ + bx lr │ │ │ │ + ldrhteq r4, [r3], -r4 │ │ │ │ + mlaseq r2, r0, fp, fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 15a0b4 │ │ │ │ - ldr r3, [pc, #200] @ 33f6c │ │ │ │ + bl 167d30 │ │ │ │ + ldr r3, [pc, #228] @ 345d8 │ │ │ │ + mov r5, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - mov r5, r0 │ │ │ │ - beq 33ec8 │ │ │ │ + beq 34518 │ │ │ │ bic r3, r4, #536870912 @ 0x20000000 │ │ │ │ add r3, r3, #-268435456 @ 0xf0000000 │ │ │ │ sub r3, r3, #768 @ 0x300 │ │ │ │ cmp r3, #19 │ │ │ │ - popls {r4, r5, r6, pc} │ │ │ │ + bls 3453c │ │ │ │ mov r0, r4 │ │ │ │ - bl 33ca4 │ │ │ │ - ldr r3, [pc, #152] @ 33f70 │ │ │ │ + bl 342f8 │ │ │ │ + ldr r3, [pc, #180] @ 345dc │ │ │ │ tst r4, #536870912 @ 0x20000000 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #16] │ │ │ │ - bne 33f18 │ │ │ │ + bne 3454c │ │ │ │ cmp r4, r2 │ │ │ │ - popne {r4, r5, r6, pc} │ │ │ │ - ldr r2, [r3, #20] │ │ │ │ - cmp r2, r4 │ │ │ │ - popne {r4, r5, r6, pc} │ │ │ │ - ldr r2, [pc, #116] @ 33f74 │ │ │ │ - ldr r1, [r3, #28] │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r2, #4] │ │ │ │ - sub r5, r5, r1 │ │ │ │ - cmp r5, r3 │ │ │ │ - popcs {r4, r5, r6, pc} │ │ │ │ - b 33f50 │ │ │ │ - bic r4, r4, #536870912 @ 0x20000000 │ │ │ │ + beq 345ac │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r1, [r3, #24] │ │ │ │ + bic r4, r4, #536870912 @ 0x20000000 │ │ │ │ cmp r4, r2 │ │ │ │ - str r2, [r3, #20] │ │ │ │ str r4, [r3, #16] │ │ │ │ - str r1, [r3, #28] │ │ │ │ + str r2, [r3, #20] │ │ │ │ str r5, [r3, #24] │ │ │ │ - popne {r4, r5, r6, pc} │ │ │ │ - ldr r3, [pc, #56] @ 33f78 │ │ │ │ + str r1, [r3, #28] │ │ │ │ + bne 3453c │ │ │ │ + ldr r3, [pc, #108] @ 345e0 │ │ │ │ sub r1, r5, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r1, r3 │ │ │ │ - popcs {r4, r5, r6, pc} │ │ │ │ + bcs 3453c │ │ │ │ add r3, r4, #-268435456 @ 0xf0000000 │ │ │ │ sub r3, r3, #512 @ 0x200 │ │ │ │ cmp r3, #19 │ │ │ │ - pophi {r4, r5, r6, pc} │ │ │ │ + bhi 3453c │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ add r0, r4, #256 @ 0x100 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - b 33ca4 │ │ │ │ - mlaseq r0, r0, r1, ip │ │ │ │ - eorseq r4, r1, ip, asr r9 │ │ │ │ - eorseq ip, r0, r0, lsr r1 │ │ │ │ - ldrshteq ip, [r0], -r0 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ + add sp, sp, #16 │ │ │ │ + b 342f8 │ │ │ │ + ldr r2, [r3, #20] │ │ │ │ + cmp r2, r4 │ │ │ │ + bne 3453c │ │ │ │ + ldr r2, [pc, #36] @ 345e4 │ │ │ │ + ldr r1, [r3, #28] │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r2, #4] │ │ │ │ + sub r5, r5, r1 │ │ │ │ + cmp r5, r3 │ │ │ │ + bcs 3453c │ │ │ │ + b 34584 │ │ │ │ + eorseq fp, r2, ip, lsr fp │ │ │ │ + eorseq r4, r3, ip, lsl #6 │ │ │ │ + ldrhteq fp, [r2], -ip │ │ │ │ + eorseq fp, r2, r0, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - ldr r4, [pc, #32] @ 33fb4 │ │ │ │ + ldr r4, [pc, #40] @ 3462c │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ mov r3, #0 │ │ │ │ - str r3, [r4, #8] │ │ │ │ - str r3, [r4, #4] │ │ │ │ str r3, [r4] │ │ │ │ + str r3, [r4, #4] │ │ │ │ + str r3, [r4, #8] │ │ │ │ str r3, [r4, #12] │ │ │ │ - pop {r4, pc} │ │ │ │ - eorseq r4, r1, r4, lsr #17 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + eorseq r4, r3, r4, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ vpush {d8} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r4, [pc, #228] @ 340b8 │ │ │ │ - ldr r5, [pc, #228] @ 340bc │ │ │ │ + ldr r4, [pc, #236] @ 34740 │ │ │ │ + ldr r5, [pc, #236] @ 34744 │ │ │ │ + ldr r3, [pc, #236] @ 34748 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r2, [r4, #40] @ 0x28 │ │ │ │ - ldr r3, [pc, #220] @ 340c0 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 34004 │ │ │ │ + beq 34684 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #28] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 34010 │ │ │ │ + beq 3469c │ │ │ │ mov r0, #0 │ │ │ │ vpop {d8} │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r3, [r4, #8] │ │ │ │ vmov.f64 d8, d0 │ │ │ │ ldr r3, [r3, #28] │ │ │ │ blx r3 │ │ │ │ - add r2, r4, #1200 @ 0x4b0 │ │ │ │ - vldr s15, [r2, #8] │ │ │ │ + add r3, r4, #1200 @ 0x4b0 │ │ │ │ + vldr d19, [r4, #104] @ 0x68 │ │ │ │ + vldr s15, [r3, #8] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ - vldr d5, [r4, #104] @ 0x68 │ │ │ │ + vldr d17, [pc, #116] @ 34738 │ │ │ │ + vmul.f32 s15, s0, s15 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ rsb r3, r1, #0 │ │ │ │ - vmov s8, r3 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - vldr d6, [pc, #108] @ 340b0 │ │ │ │ - vcvt.f64.s32 d4, s8 │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - vnmls.f64 d6, d4, d8 │ │ │ │ - vmul.f32 s14, s0, s15 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - vsub.f64 d7, d7, d5 │ │ │ │ - vcvt.f32.f64 s14, d7 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - vcmpe.f64 d7, d6 │ │ │ │ + vmov s14, r3 │ │ │ │ + add r2, r2, #1 │ │ │ │ + vcvt.f64.f32 d0, s15 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + vsub.f64 d0, d0, d19 │ │ │ │ + vcvt.f64.s32 d18, s14 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vnmls.f64 d17, d18, d8 │ │ │ │ + vcvt.f64.f32 d0, s0 │ │ │ │ + vcmpe.f64 d0, d17 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bpl 34098 │ │ │ │ + bpl 34724 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #2 │ │ │ │ - beq 34098 │ │ │ │ + beq 34724 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ add r1, r1, #1 │ │ │ │ - add r3, r3, #1 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ - str r3, [r5, #12] │ │ │ │ str r1, [r5, #8] │ │ │ │ - b 34008 │ │ │ │ - ldr r3, [pc, #36] @ 340c4 │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5, #12] │ │ │ │ + b 34688 │ │ │ │ + ldr r3, [pc, #32] @ 3474c │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #8] │ │ │ │ - b 34004 │ │ │ │ - nop {0} │ │ │ │ + b 34684 │ │ │ │ ldmibls r9, {r1, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ svccc 0x00b99999 │ │ │ │ - eorseq ip, r0, r4, rrx │ │ │ │ - eorseq r4, r1, r8, ror r8 │ │ │ │ - andseq r3, r9, r0, asr #31 │ │ │ │ - ldrhteq r4, [r1], -r8 │ │ │ │ + eorseq fp, r2, r0, ror #19 │ │ │ │ + ldrshteq r4, [r3], -r8 │ │ │ │ + mulseq sl, r0, fp │ │ │ │ + eorseq r4, r3, ip, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r3, [pc, #132] @ 34164 │ │ │ │ + ldr r3, [pc, #156] @ 3480c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ ldr r6, [r3, #3188] @ 0xc74 │ │ │ │ cmp r0, #0 │ │ │ │ cmpne r6, #0 │ │ │ │ moveq r4, #1 │ │ │ │ movne r4, #0 │ │ │ │ - beq 3414c │ │ │ │ + beq 347e8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r6] │ │ │ │ cmp r0, #0 │ │ │ │ - bne 34124 │ │ │ │ - b 3415c │ │ │ │ - add r3, r4, #8 │ │ │ │ + bne 347b0 │ │ │ │ + b 34804 │ │ │ │ ldr r0, [r6, r3] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 34154 │ │ │ │ + beq 347fc │ │ │ │ mov r4, r3 │ │ │ │ mov r1, r5 │ │ │ │ - bl 21df4 │ │ │ │ + bl 21d5c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 34110 │ │ │ │ + add r3, r4, #8 │ │ │ │ + bne 347a0 │ │ │ │ add r4, r4, #4 │ │ │ │ ldr r0, [r6, r4] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 3414c │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - b 21f74 │ │ │ │ + beq 347e8 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ + add sp, sp, #16 │ │ │ │ + b 21edc │ │ │ │ + ldrd r4, [sp] │ │ │ │ mov r0, #0 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ add r4, r4, #12 │ │ │ │ - b 34138 │ │ │ │ + b 347c8 │ │ │ │ mov r4, #4 │ │ │ │ - b 34138 │ │ │ │ - eorseq fp, r0, ip, asr pc │ │ │ │ + b 347c8 │ │ │ │ + eorseq fp, r2, ip, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r2, [pc, #56] @ 341b8 │ │ │ │ - ldr r3, [pc, #56] @ 341bc │ │ │ │ - add r2, pc, r2 │ │ │ │ - vldr d7, [r2, #24] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #44] @ 341c0 │ │ │ │ + ldr r3, [pc, #56] @ 34860 │ │ │ │ sub sp, sp, #20 │ │ │ │ - ldr r3, [r3] │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #4 │ │ │ │ - vstr d7, [sp] │ │ │ │ mov r0, #1 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - bl ab6e0 │ │ │ │ + ldr ip, [pc, #44] @ 34864 │ │ │ │ + ldr r2, [pc, #44] @ 34868 │ │ │ │ + add r3, pc, r3 │ │ │ │ + vldr d16, [r3, #24] │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr ip, [ip] │ │ │ │ + add r2, pc, r2 │ │ │ │ + vstr d16, [sp] │ │ │ │ + str ip, [sp, #8] │ │ │ │ + bl b155c │ │ │ │ add sp, sp, #20 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrsbteq r4, [r1], -r8 │ │ │ │ - eorseq ip, r0, ip, ror #7 │ │ │ │ - andseq r3, r9, ip, lsl lr │ │ │ │ + eorseq r4, r3, r0, lsr #32 │ │ │ │ + eorseq fp, r2, r4, lsr sp │ │ │ │ + @ instruction: 0x001a59bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3} @ (str r3, [sp, #-4]!) │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4060] @ 0xfdc │ │ │ │ sub sp, sp, #20 │ │ │ │ - ldr ip, [r1] │ │ │ │ mov r4, r1 │ │ │ │ - ldr r1, [sp, #36] @ 0x24 │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r1, [pc, #144] @ 34284 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r5, r2 │ │ │ │ - ldr r2, [pc, #140] @ 34288 │ │ │ │ + mov r6, r0 │ │ │ │ + ldr r2, [pc, #160] @ 34944 │ │ │ │ + str r3, [sp] │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ + ldr ip, [r1] │ │ │ │ + ldr r1, [pc, #148] @ 34948 │ │ │ │ + add r0, r0, ip │ │ │ │ add r1, pc, r1 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - str r3, [sp, #8] │ │ │ │ ldr r2, [r1, r2] │ │ │ │ - mov r6, r0 │ │ │ │ - mvn r3, #0 │ │ │ │ + sub r1, r5, ip │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ - add r0, r0, ip │ │ │ │ mov r2, #1 │ │ │ │ - sub r1, r5, ip │ │ │ │ - bl 24920 <__vsnprintf_chk@plt> │ │ │ │ + str r3, [sp, #4] │ │ │ │ + str r3, [sp, #8] │ │ │ │ + mvn r3, #0 │ │ │ │ + bl 2484c <__vsnprintf_chk@plt> │ │ │ │ ldr r3, [r4] │ │ │ │ - ldr r2, [pc, #80] @ 3428c │ │ │ │ - add r2, pc, r2 │ │ │ │ add r3, r0, r3 │ │ │ │ cmp r5, r3 │ │ │ │ str r3, [r4] │ │ │ │ - movls r3, #0 │ │ │ │ - strbls r3, [r6, r5] │ │ │ │ - ldr r3, [pc, #48] @ 34288 │ │ │ │ - strls r5, [r4] │ │ │ │ + bhi 34900 │ │ │ │ + mov r3, #0 │ │ │ │ + strb r3, [r6, r5] │ │ │ │ + str r5, [r4] │ │ │ │ + ldr r2, [pc, #68] @ 3494c │ │ │ │ + ldr r3, [pc, #56] @ 34944 │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 34280 │ │ │ │ + bne 34940 │ │ │ │ add sp, sp, #20 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ + add sp, sp, #16 │ │ │ │ add sp, sp, #4 │ │ │ │ bx lr │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eorseq sl, r0, r4, asr #1 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eorseq sl, r0, r8, lsl #1 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq r9, r2, ip, lsl sl │ │ │ │ + eorseq r9, r2, r8, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ vpush {d8} │ │ │ │ sub ip, sp, ip │ │ │ │ - str r0, [ip, #4032] @ 0xfc0 │ │ │ │ + str r0, [ip, #4024] @ 0xfb8 │ │ │ │ vmov.f32 s15, #36 @ 0x41200000 10.0 │ │ │ │ - vmul.f32 s15, s0, s15 │ │ │ │ - sub sp, sp, #20 │ │ │ │ - mov r4, r0 │ │ │ │ + sub sp, sp, #28 │ │ │ │ vmov.f32 s16, s0 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r5, r1 │ │ │ │ + movw r7, #52429 @ 0xcccd │ │ │ │ + movt r7, #52428 @ 0xcccc │ │ │ │ + strd r0, [sp, #8] │ │ │ │ + mov fp, #5 │ │ │ │ + movw r6, #34953 @ 0x8889 │ │ │ │ + movt r6, #34952 @ 0x8888 │ │ │ │ + str r2, [sp, #16] │ │ │ │ + vmul.f32 s15, s0, s15 │ │ │ │ vmov r0, s15 │ │ │ │ - blx 1c6e24 │ │ │ │ - ldr r7, [pc, #692] @ 34584 │ │ │ │ + blx 1d906c │ │ │ │ lsr r3, r0, #28 │ │ │ │ - orr r3, r3, r1, lsl #4 │ │ │ │ - bic r3, r3, #-268435456 @ 0xf0000000 │ │ │ │ bic lr, r0, #-268435456 @ 0xf0000000 │ │ │ │ asr r8, r1, #31 │ │ │ │ + orr r3, r3, r1, lsl #4 │ │ │ │ + lsr r5, r0, #20 │ │ │ │ + and r2, r8, #3 │ │ │ │ + bic r4, r8, #3 │ │ │ │ + bic r3, r3, #-268435456 @ 0xf0000000 │ │ │ │ add lr, lr, r3 │ │ │ │ + orr r5, r5, r1, lsl #12 │ │ │ │ + movw r3, #52428 @ 0xcccc │ │ │ │ + movt r3, #52428 @ 0xcccc │ │ │ │ add lr, lr, r1, lsr #24 │ │ │ │ - and r3, r8, #3 │ │ │ │ - add lr, lr, r3 │ │ │ │ - umull r3, r9, r7, lr │ │ │ │ - bic ip, r8, #3 │ │ │ │ - bic r2, r9, #3 │ │ │ │ - add r2, r2, r9, lsr #2 │ │ │ │ - sub lr, lr, r2 │ │ │ │ - add lr, lr, ip │ │ │ │ - ldr r3, [pc, #632] @ 34588 │ │ │ │ - subs r2, r0, lr │ │ │ │ - mul r3, r3, r2 │ │ │ │ - sbc r9, r1, lr, asr #31 │ │ │ │ - umull ip, r2, r2, r7 │ │ │ │ - mla r3, r7, r9, r3 │ │ │ │ - ldr r9, [pc, #612] @ 3458c │ │ │ │ - add r3, r3, r2 │ │ │ │ - asr r7, r3, #31 │ │ │ │ - eor r2, ip, r3, asr #31 │ │ │ │ - subs r2, r2, r7 │ │ │ │ - and r2, r2, #1 │ │ │ │ - eor r2, r2, r7 │ │ │ │ - subs r2, r2, r7 │ │ │ │ - mov r7, #5 │ │ │ │ - umull r2, r7, r2, r7 │ │ │ │ - lsr r7, r3, #31 │ │ │ │ - adds r2, r2, lr │ │ │ │ - adds r7, r7, ip │ │ │ │ + ubfx r5, r5, #0, #20 │ │ │ │ + add lr, lr, r2 │ │ │ │ + umull r2, ip, r7, lr │ │ │ │ + ubfx r2, r0, #0, #20 │ │ │ │ + add r2, r2, r5 │ │ │ │ + ubfx r5, r1, #8, #20 │ │ │ │ + add r2, r2, r5 │ │ │ │ + bic r5, ip, #3 │ │ │ │ + add r5, r5, ip, lsr #2 │ │ │ │ + and ip, r8, #133 @ 0x85 │ │ │ │ + bic r8, r8, #73 @ 0x49 │ │ │ │ + add r2, r2, r1, lsr #28 │ │ │ │ + sub lr, lr, r5 │ │ │ │ + movw r5, #61166 @ 0xeeee │ │ │ │ + movt r5, #61166 @ 0xeeee │ │ │ │ + add lr, lr, r4 │ │ │ │ + add r2, r2, ip │ │ │ │ + subs ip, r0, lr │ │ │ │ + sbc r4, r1, lr, asr #31 │ │ │ │ + mul r3, r3, ip │ │ │ │ + mla r3, r7, r4, r3 │ │ │ │ + umull r7, ip, ip, r7 │ │ │ │ + add r3, r3, ip │ │ │ │ + movw ip, #33205 @ 0x81b5 │ │ │ │ + movt ip, #6990 @ 0x1b4e │ │ │ │ + asr r9, r3, #31 │ │ │ │ + lsr r4, r3, #31 │ │ │ │ + umull ip, sl, ip, r2 │ │ │ │ + eor ip, r7, r9 │ │ │ │ + subs ip, ip, r9 │ │ │ │ + and ip, ip, #1 │ │ │ │ + eor ip, ip, r9 │ │ │ │ + lsr sl, sl, #3 │ │ │ │ + subs ip, ip, r9 │ │ │ │ + movw r9, #25340 @ 0x62fc │ │ │ │ + movt r9, #12233 @ 0x2fc9 │ │ │ │ + umull ip, fp, ip, fp │ │ │ │ + adds ip, ip, lr │ │ │ │ + adds r4, r4, r7 │ │ │ │ + lsr r4, r4, #1 │ │ │ │ adc r3, r3, #0 │ │ │ │ - lsr r7, r7, #1 │ │ │ │ - orr r7, r7, r3, lsl #31 │ │ │ │ - asr sl, r3, #1 │ │ │ │ - str r2, [sp, #12] │ │ │ │ - lsr r2, r7, #28 │ │ │ │ - orr r2, r2, sl, lsl #4 │ │ │ │ - bic ip, r2, #-268435456 @ 0xf0000000 │ │ │ │ - bic r2, r7, #-268435456 @ 0xf0000000 │ │ │ │ + movw lr, #61167 @ 0xeeef │ │ │ │ + movt lr, #61166 @ 0xeeee │ │ │ │ + str ip, [sp, #20] │ │ │ │ + mov ip, #75 @ 0x4b │ │ │ │ + orr r4, r4, r3, lsl #31 │ │ │ │ + mls r2, ip, sl, r2 │ │ │ │ + asr r7, r3, #1 │ │ │ │ + bic ip, r4, #-268435456 @ 0xf0000000 │ │ │ │ asr r3, r3, #31 │ │ │ │ - add r2, r2, ip │ │ │ │ - add r2, r2, sl, lsr #24 │ │ │ │ - and ip, r3, #13 │ │ │ │ - add r2, r2, ip │ │ │ │ - umull lr, ip, r9, r2 │ │ │ │ + add r2, r2, r8 │ │ │ │ + lsr r8, r4, #28 │ │ │ │ + orr r8, r8, r7, lsl #4 │ │ │ │ + bic r8, r8, #-268435456 @ 0xf0000000 │ │ │ │ + add ip, ip, r8 │ │ │ │ + and r8, r3, #13 │ │ │ │ + add ip, ip, r7, lsr #24 │ │ │ │ bic r3, r3, #13 │ │ │ │ - lsr ip, ip, #3 │ │ │ │ - rsb ip, ip, ip, lsl #4 │ │ │ │ - sub r2, r2, ip │ │ │ │ - add r2, r2, r3 │ │ │ │ - lsr r3, r0, #20 │ │ │ │ - orr r3, r3, r1, lsl #12 │ │ │ │ - ubfx r3, r3, #0, #20 │ │ │ │ - ubfx ip, r0, #0, #20 │ │ │ │ - add ip, ip, r3 │ │ │ │ - ubfx r3, r1, #8, #20 │ │ │ │ - add ip, ip, r3 │ │ │ │ - and fp, r8, #133 @ 0x85 │ │ │ │ - add ip, ip, r1, lsr #28 │ │ │ │ - ldr lr, [pc, #448] @ 34590 │ │ │ │ - add ip, ip, fp │ │ │ │ - umull fp, lr, lr, ip │ │ │ │ - ldr r3, [pc, #440] @ 34594 │ │ │ │ - lsr lr, lr, #3 │ │ │ │ - add lr, lr, lr, lsl #2 │ │ │ │ - rsb lr, lr, lr, lsl #4 │ │ │ │ - bic r8, r8, #73 @ 0x49 │ │ │ │ - sub ip, ip, lr │ │ │ │ - subs lr, r7, r2 │ │ │ │ add ip, ip, r8 │ │ │ │ - sbc r8, sl, r2, asr #31 │ │ │ │ - mul r2, r3, lr │ │ │ │ - ldr sl, [pc, #404] @ 34598 │ │ │ │ - mla r2, sl, r8, r2 │ │ │ │ - umull lr, r8, lr, sl │ │ │ │ - add r2, r2, r8 │ │ │ │ - asr r2, r2, #31 │ │ │ │ - and r2, r2, #3 │ │ │ │ - adds r2, r2, lr │ │ │ │ - lsr r2, r2, #2 │ │ │ │ - rsb r2, r2, r2, lsl #4 │ │ │ │ - sub r7, r7, r2, lsl #2 │ │ │ │ - ldr r2, [pc, #368] @ 3459c │ │ │ │ - subs lr, r0, ip │ │ │ │ - mul r2, r2, lr │ │ │ │ - ldr r8, [pc, #360] @ 345a0 │ │ │ │ - sbc ip, r1, ip, asr #31 │ │ │ │ - mla r2, r8, ip, r2 │ │ │ │ - umull ip, lr, lr, r8 │ │ │ │ - add r2, r2, lr │ │ │ │ - asr lr, r2, #31 │ │ │ │ - and lr, lr, #7 │ │ │ │ - adds lr, lr, ip │ │ │ │ - adc r2, r2, #0 │ │ │ │ - lsr lr, lr, #3 │ │ │ │ - orr lr, lr, r2, lsl #29 │ │ │ │ - asr fp, r2, #3 │ │ │ │ - lsr ip, lr, #28 │ │ │ │ - orr ip, ip, fp, lsl #4 │ │ │ │ - bic ip, ip, #-268435456 @ 0xf0000000 │ │ │ │ - bic r8, lr, #-268435456 @ 0xf0000000 │ │ │ │ - asr r2, r2, #31 │ │ │ │ - add r8, r8, ip │ │ │ │ - add r8, r8, fp, lsr #24 │ │ │ │ - and ip, r2, #13 │ │ │ │ - add r8, r8, ip │ │ │ │ - umull r9, ip, r9, r8 │ │ │ │ - bic r2, r2, #13 │ │ │ │ - lsr ip, ip, #3 │ │ │ │ + movw r8, #51555 @ 0xc963 │ │ │ │ + movt r8, #38447 @ 0x962f │ │ │ │ + umull fp, sl, r6, ip │ │ │ │ + lsr sl, sl, #3 │ │ │ │ + rsb sl, sl, sl, lsl #4 │ │ │ │ + sub ip, ip, sl │ │ │ │ + add ip, ip, r3 │ │ │ │ + subs r3, r4, ip │ │ │ │ + sbc ip, r7, ip, asr #31 │ │ │ │ + mul r7, r5, r3 │ │ │ │ + mla ip, lr, ip, r7 │ │ │ │ + umull r7, r3, r3, lr │ │ │ │ + add r3, ip, r3 │ │ │ │ + asr ip, r3, #31 │ │ │ │ + and ip, ip, #3 │ │ │ │ + adds ip, ip, r7 │ │ │ │ + adc r7, r3, #0 │ │ │ │ + subs r3, r0, r2 │ │ │ │ + lsr ip, ip, #2 │ │ │ │ + sbc r2, r1, r2, asr #31 │ │ │ │ + mul r9, r9, r3 │ │ │ │ + orr ip, ip, r7, lsl #30 │ │ │ │ + mla r9, r8, r2, r9 │ │ │ │ + umull r8, r3, r3, r8 │ │ │ │ rsb ip, ip, ip, lsl #4 │ │ │ │ - sub r8, r8, ip │ │ │ │ - add r8, r8, r2 │ │ │ │ - subs ip, lr, r8 │ │ │ │ - mul r3, r3, ip │ │ │ │ - sbc fp, fp, r8, asr #31 │ │ │ │ - mla r3, sl, fp, r3 │ │ │ │ - umull ip, sl, ip, sl │ │ │ │ - movw r2, #36000 @ 0x8ca0 │ │ │ │ - add r3, r3, sl │ │ │ │ + add r3, r9, r3 │ │ │ │ + sub r4, r4, ip, lsl #2 │ │ │ │ + asr ip, r3, #31 │ │ │ │ + and ip, ip, #7 │ │ │ │ + adds ip, ip, r8 │ │ │ │ + lsr ip, ip, #3 │ │ │ │ + adc r3, r3, #0 │ │ │ │ + asr r7, r3, #3 │ │ │ │ + orr ip, ip, r3, lsl #29 │ │ │ │ asr r3, r3, #31 │ │ │ │ + lsr r8, ip, #28 │ │ │ │ + bic r2, ip, #-268435456 @ 0xf0000000 │ │ │ │ + orr r8, r8, r7, lsl #4 │ │ │ │ + bic r8, r8, #-268435456 @ 0xf0000000 │ │ │ │ + add r2, r2, r8 │ │ │ │ + and r8, r3, #13 │ │ │ │ + add r2, r2, r7, lsr #24 │ │ │ │ + bic r3, r3, #13 │ │ │ │ + add r2, r2, r8 │ │ │ │ + umull r8, r6, r6, r2 │ │ │ │ + lsr r6, r6, #3 │ │ │ │ + rsb r6, r6, r6, lsl #4 │ │ │ │ + sub r2, r2, r6 │ │ │ │ + add r2, r2, r3 │ │ │ │ + subs r3, ip, r2 │ │ │ │ + sbc r7, r7, r2, asr #31 │ │ │ │ + mul r5, r5, r3 │ │ │ │ + mla r5, lr, r7, r5 │ │ │ │ + umull r2, lr, r3, lr │ │ │ │ + add r5, r5, lr │ │ │ │ + asr r3, r5, #31 │ │ │ │ and r3, r3, #3 │ │ │ │ - adds r3, r3, ip │ │ │ │ + adds r3, r3, r2 │ │ │ │ + movw r2, #36000 @ 0x8ca0 │ │ │ │ lsr r3, r3, #2 │ │ │ │ + adc r5, r5, #0 │ │ │ │ + orr r3, r3, r5, lsl #30 │ │ │ │ rsb r3, r3, r3, lsl #4 │ │ │ │ - sub r8, lr, r3, lsl #2 │ │ │ │ + sub r5, ip, r3, lsl #2 │ │ │ │ mov r3, #0 │ │ │ │ - blx 1c6d48 │ │ │ │ + blx 1d8f90 │ │ │ │ vcmpe.f32 s16, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bls 34560 │ │ │ │ + bls 34c60 │ │ │ │ cmp r0, #0 │ │ │ │ - bgt 34524 │ │ │ │ - cmp r8, #0 │ │ │ │ - bgt 34540 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #160] @ 345a4 │ │ │ │ - mov r2, r6 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r4 │ │ │ │ + bgt 34c28 │ │ │ │ + cmp r5, #0 │ │ │ │ + bgt 34c44 │ │ │ │ + ldr r3, [pc, #160] @ 34c94 │ │ │ │ + ldr ip, [sp, #20] │ │ │ │ + ldrd r0, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [sp] │ │ │ │ - bl 341c4 │ │ │ │ - add sp, sp, #20 │ │ │ │ + ldr r2, [sp, #16] │ │ │ │ + stm sp, {r4, ip} │ │ │ │ + bl 3486c │ │ │ │ + add sp, sp, #28 │ │ │ │ vpop {d8} │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r3, [pc, #124] @ 345a8 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r3, [pc, #104] @ 34c98 │ │ │ │ str r0, [sp] │ │ │ │ + ldr r0, [sp, #8] │ │ │ │ + ldr r1, [sp, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, r6 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 341c4 │ │ │ │ - ldr r3, [pc, #100] @ 345ac │ │ │ │ - mov r2, r6 │ │ │ │ + ldr r2, [sp, #16] │ │ │ │ + bl 3486c │ │ │ │ + ldr r3, [pc, #80] @ 34c9c │ │ │ │ + str r5, [sp] │ │ │ │ + ldrd r0, [sp, #8] │ │ │ │ + ldr r2, [sp, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - str r8, [sp] │ │ │ │ - bl 341c4 │ │ │ │ - b 344f4 │ │ │ │ - ldr r3, [pc, #72] @ 345b0 │ │ │ │ - mov r2, r6 │ │ │ │ + bl 3486c │ │ │ │ + b 34bec │ │ │ │ + ldr r3, [pc, #56] @ 34ca0 │ │ │ │ + ldrd r0, [sp, #8] │ │ │ │ + ldr r2, [sp, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - add sp, sp, #20 │ │ │ │ + add sp, sp, #28 │ │ │ │ vpop {d8} │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 341c4 │ │ │ │ - stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ - stclgt 12, cr12, [ip], {204} @ 0xcc │ │ │ │ - stmhi r8, {r0, r3, r7, fp, pc} │ │ │ │ - blne 13d4c6c <_IO_stdin_used@@MPLAYER_1+0x120dc5c> │ │ │ │ - cdp 14, 14, cr14, cr14, cr14, {7} │ │ │ │ - cdp 14, 14, cr14, cr14, cr15, {7} │ │ │ │ - svccs 0x00c962fc │ │ │ │ - strtls ip, [pc], -r3, ror #18 │ │ │ │ - @ instruction: 0x00193adc │ │ │ │ - andseq r3, r9, ip, lsr #21 │ │ │ │ - mulseq r9, r8, sl │ │ │ │ - andseq r2, r9, r0, lsr #26 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + ldr lr, [sp, #32] │ │ │ │ + add sp, sp, #36 @ 0x24 │ │ │ │ + b 3486c │ │ │ │ + andseq r5, sl, r0, asr #12 │ │ │ │ + @ instruction: 0x001a55f0 │ │ │ │ + @ instruction: 0x001a55dc │ │ │ │ + andseq r4, sl, ip, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ + strd r4, [sp, #-32]! @ 0xffffffe0 │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + str sl, [sp, #24] │ │ │ │ + str lr, [sp, #28] │ │ │ │ vpush {d8} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r4, r2 │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r0 │ │ │ │ - bl 15a0b4 │ │ │ │ - ldr r3, [pc, #276] @ 346f8 │ │ │ │ - ldr ip, [r4, #56] @ 0x38 │ │ │ │ + mov sl, r1 │ │ │ │ + mov r5, r0 │ │ │ │ + bl 167d30 │ │ │ │ + ldr r3, [pc, #276] @ 34df8 │ │ │ │ + ldr r2, [r4, #48] @ 0x30 │ │ │ │ + ldr ip, [r4, #52] @ 0x34 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r3, #24] │ │ │ │ + ldr r1, [r3, #24] │ │ │ │ + ldr r7, [r4, #56] @ 0x38 │ │ │ │ + ldr r9, [r4, #60] @ 0x3c │ │ │ │ + adds r5, r5, r1 │ │ │ │ ldr r1, [r3, #28] │ │ │ │ - adds r6, r6, r2 │ │ │ │ - ldr r2, [r3, #32] │ │ │ │ - adc r5, r5, r1 │ │ │ │ - ldr r8, [r4, #60] @ 0x3c │ │ │ │ - ldr r7, [r4, #68] @ 0x44 │ │ │ │ - ldr lr, [r4, #48] @ 0x30 │ │ │ │ - ldr r1, [r4, #52] @ 0x34 │ │ │ │ - str r6, [r3, #24] │ │ │ │ - str r5, [r3, #28] │ │ │ │ - sub r2, r0, r2 │ │ │ │ - cmp r2, #1000 @ 0x3e8 │ │ │ │ - ldr r2, [r4, #64] @ 0x40 │ │ │ │ - bmi 34684 │ │ │ │ - cmp ip, r2 │ │ │ │ + str r5, [r3, #24] │ │ │ │ + ldr r6, [r4, #64] @ 0x40 │ │ │ │ + ldr r8, [r4, #68] @ 0x44 │ │ │ │ + adc r4, sl, r1 │ │ │ │ + ldr r1, [r3, #32] │ │ │ │ + str r4, [r3, #28] │ │ │ │ + sub r1, r0, r1 │ │ │ │ + cmp r1, #1000 @ 0x3e8 │ │ │ │ + bmi 34d7c │ │ │ │ + cmp r7, r6 │ │ │ │ str r0, [r3, #32] │ │ │ │ - sbcs r3, r8, r7 │ │ │ │ + sbcs r3, r9, r8 │ │ │ │ movcc r3, #1 │ │ │ │ movcs r3, #0 │ │ │ │ - cmp lr, ip │ │ │ │ - sbcs r0, r1, r8 │ │ │ │ + cmp r2, r7 │ │ │ │ + sbcs r1, ip, r9 │ │ │ │ movcc r3, #0 │ │ │ │ andcs r3, r3, #1 │ │ │ │ - cmp r2, lr │ │ │ │ - sbcs r0, r7, r1 │ │ │ │ + cmp r6, r2 │ │ │ │ + sbcs r1, r8, ip │ │ │ │ movcc r3, #0 │ │ │ │ andcs r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - mov r4, ip │ │ │ │ - mov r9, r2 │ │ │ │ - bne 34690 │ │ │ │ - ldr r2, [pc, #140] @ 346fc │ │ │ │ + bne 34d9c │ │ │ │ + ldr r2, [pc, #148] @ 34dfc │ │ │ │ mov r1, #5 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #45 @ 0x2d │ │ │ │ - str r6, [sp] │ │ │ │ - str r5, [sp, #4] │ │ │ │ - bl ab6e0 │ │ │ │ + str r5, [sp] │ │ │ │ + str r4, [sp, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ add sp, sp, #16 │ │ │ │ vpop {d8} │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - subs r0, lr, ip │ │ │ │ - sbc r1, r1, r8 │ │ │ │ - blx 1c6ac0 │ │ │ │ - vldr d7, [pc, #76] @ 346f0 │ │ │ │ - ldr sl, [pc, #88] @ 34700 │ │ │ │ - add sl, pc, sl │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldr sl, [sp, #24] │ │ │ │ + add sp, sp, #28 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + subs r0, r2, r7 │ │ │ │ + ldr sl, [pc, #88] @ 34e00 │ │ │ │ + sbc r1, ip, r9 │ │ │ │ + blx 1d8d08 │ │ │ │ vmov d8, r0, r1 │ │ │ │ - subs r0, r9, r4 │ │ │ │ - sbc r1, r7, r8 │ │ │ │ - vmul.f64 d8, d8, d7 │ │ │ │ - blx 1c6ac0 │ │ │ │ + subs r0, r6, r7 │ │ │ │ + vldr d16, [pc, #52] @ 34df0 │ │ │ │ + sbc r1, r8, r9 │ │ │ │ + add sl, pc, sl │ │ │ │ + vmul.f64 d8, d8, d16 │ │ │ │ + blx 1d8d08 │ │ │ │ + vmov d17, r0, r1 │ │ │ │ mov r2, sl │ │ │ │ - str r6, [sp] │ │ │ │ - str r5, [sp, #4] │ │ │ │ - vmov d6, r0, r1 │ │ │ │ mov r1, #5 │ │ │ │ mov r0, #45 @ 0x2d │ │ │ │ - vdiv.f64 d7, d8, d6 │ │ │ │ - vstr d7, [sp, #8] │ │ │ │ - bl ab6e0 │ │ │ │ - add sp, sp, #16 │ │ │ │ - vpop {d8} │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - nop {0} │ │ │ │ + str r5, [sp] │ │ │ │ + str r4, [sp, #4] │ │ │ │ + vdiv.f64 d16, d8, d17 │ │ │ │ + vstr d16, [sp, #8] │ │ │ │ + bl b155c │ │ │ │ + b 34d7c │ │ │ │ andeq r0, r0, r0 │ │ │ │ subsmi r0, r9, r0 │ │ │ │ - eorseq r4, r1, r4, ror r2 │ │ │ │ - andseq r3, r9, r8, lsr #19 │ │ │ │ - andseq r3, r9, r0, asr r9 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + eorseq r3, r3, r0, ror fp │ │ │ │ + @ instruction: 0x001a54f4 │ │ │ │ + andseq r5, sl, r8, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ vpush {d8} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ - bl acb90 │ │ │ │ + ldr r5, [pc, #124] @ 34ea8 │ │ │ │ + bl b2b18 │ │ │ │ vldr s15, [r4, #116] @ 0x74 │ │ │ │ ldr r0, [r4, #140] @ 0x8c │ │ │ │ - ldr r5, [pc, #92] @ 3478c │ │ │ │ - vcvt.f64.s32 d6, s15 │ │ │ │ - vldr s15, [r4, #84] @ 0x54 │ │ │ │ add r5, pc, r5 │ │ │ │ - vcvt.f64.s32 d7, s15 │ │ │ │ - vdiv.f64 d8, d6, d7 │ │ │ │ + vcvt.f64.s32 d17, s15 │ │ │ │ + vldr s15, [r4, #84] @ 0x54 │ │ │ │ + vcvt.f64.s32 d16, s15 │ │ │ │ + vdiv.f64 d8, d17, d16 │ │ │ │ vsub.f64 d8, d0, d8 │ │ │ │ - bl b3a28 │ │ │ │ - vldr s14, [r4, #132] @ 0x84 │ │ │ │ - ldr r3, [pc, #60] @ 34790 │ │ │ │ - ldr r2, [pc, #60] @ 34794 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r3, r3, #1200 @ 0x4b0 │ │ │ │ - vcvt.f64.s32 d7, s14 │ │ │ │ - vldr s10, [r3, #8] │ │ │ │ - ldr r3, [r5, r2] │ │ │ │ - vcvt.f64.f32 d5, s10 │ │ │ │ - vldr s12, [r3, #12] │ │ │ │ - vcvt.f64.s32 d6, s12 │ │ │ │ - vadd.f64 d7, d7, d0 │ │ │ │ - vmul.f64 d7, d7, d5 │ │ │ │ - vdiv.f64 d0, d7, d6 │ │ │ │ + bl ba094 │ │ │ │ + ldr r3, [r4, #132] @ 0x84 │ │ │ │ + ldr r1, [pc, #80] @ 34eac │ │ │ │ + ldr r2, [pc, #80] @ 34eb0 │ │ │ │ + vmov s15, r3 │ │ │ │ + ldr r3, [r5, r1] │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r2, r2, #1200 @ 0x4b0 │ │ │ │ + ldr r3, [r3, #12] │ │ │ │ + vcvt.f64.s32 d16, s15 │ │ │ │ + vldr s15, [r2, #8] │ │ │ │ + vcvt.f64.f32 d18, s15 │ │ │ │ + vmov s15, r3 │ │ │ │ + vadd.f64 d16, d16, d0 │ │ │ │ + vmul.f64 d16, d16, d18 │ │ │ │ + vcvt.f64.s32 d17, s15 │ │ │ │ + vdiv.f64 d0, d16, d17 │ │ │ │ vsub.f64 d0, d8, d0 │ │ │ │ vpop {d8} │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - eorseq r9, r0, ip, lsl #23 │ │ │ │ - eorseq fp, r0, r4, ror #17 │ │ │ │ - andeq r1, r0, r4, asr #12 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + mlaseq r2, ip, r4, r9 │ │ │ │ + andeq r1, r0, r0, lsr r6 │ │ │ │ + ldrsbteq fp, [r2], -r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr ip, [pc, #156] @ 3484c │ │ │ │ + ldr ip, [pc, #180] @ 34f88 │ │ │ │ subs r5, r0, #0 │ │ │ │ add ip, pc, ip │ │ │ │ - beq 347fc │ │ │ │ - ldr lr, [pc, #144] @ 34850 │ │ │ │ + beq 34f2c │ │ │ │ + ldr lr, [pc, #168] @ 34f8c │ │ │ │ ldr r6, [ip, lr] │ │ │ │ ldr ip, [r6] │ │ │ │ cmp ip, #0 │ │ │ │ - bne 3482c │ │ │ │ + bne 34f68 │ │ │ │ mov r4, r2 │ │ │ │ - bl 17050c │ │ │ │ + bl 17f154 │ │ │ │ subs r2, r4, #0 │ │ │ │ + str r0, [r6] │ │ │ │ movne r2, #1 │ │ │ │ cmp r0, #0 │ │ │ │ movne r2, #0 │ │ │ │ cmp r2, #0 │ │ │ │ - str r0, [r6] │ │ │ │ - bne 34804 │ │ │ │ + bne 34f40 │ │ │ │ + ldrd r4, [sp] │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov r0, r5 │ │ │ │ - bl aae84 │ │ │ │ - ldr r2, [pc, #64] @ 34854 │ │ │ │ + bl b0ca0 │ │ │ │ + ldr r2, [pc, #64] @ 34f90 │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ ldr r0, [r6] │ │ │ │ - b 347f0 │ │ │ │ - ldr r3, [pc, #36] @ 34858 │ │ │ │ - ldr r1, [pc, #36] @ 3485c │ │ │ │ - ldr r0, [pc, #36] @ 34860 │ │ │ │ + b 34f14 │ │ │ │ + ldr r3, [pc, #36] @ 34f94 │ │ │ │ + movw r2, #1122 @ 0x462 │ │ │ │ + ldr r1, [pc, #32] @ 34f98 │ │ │ │ + ldr r0, [pc, #32] @ 34f9c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - movw r2, #1122 @ 0x462 │ │ │ │ - bl 23a50 <__assert_fail@plt> │ │ │ │ - eorseq r9, r0, r0, lsl fp │ │ │ │ - andeq r1, r0, r4, lsr #23 │ │ │ │ - andseq r3, r9, r8, lsr r8 │ │ │ │ - andseq r2, sp, r0, asr r0 │ │ │ │ - @ instruction: 0x001937f8 │ │ │ │ - andseq r3, r9, r0, lsl #16 │ │ │ │ + bl 23988 <__assert_fail@plt> │ │ │ │ + ldrshteq r9, [r2], -ip │ │ │ │ + muleq r0, r0, fp │ │ │ │ + andseq r5, sl, r4, asr #6 │ │ │ │ + andseq r3, lr, r0, ror #22 │ │ │ │ + andseq r5, sl, r8, lsl #6 │ │ │ │ + andseq r5, sl, r0, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, lr} │ │ │ │ + strd r4, [sp, #-12]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #8] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r2, [pc, #312] @ 349b4 │ │ │ │ - ldr r5, [pc, #312] @ 349b8 │ │ │ │ + ldr r2, [pc, #320] @ 350fc │ │ │ │ + sub sp, sp, #12 │ │ │ │ + mov r4, r0 │ │ │ │ + ldr r5, [pc, #312] @ 35100 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, #36] @ 0x24 │ │ │ │ + add r5, pc, r5 │ │ │ │ ldr r1, [r2, #40] @ 0x28 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r1, #0 │ │ │ │ - sub sp, sp, #12 │ │ │ │ - add r5, pc, r5 │ │ │ │ - mov r4, r0 │ │ │ │ str r3, [r2, #36] @ 0x24 │ │ │ │ - bne 34934 │ │ │ │ + bne 3507c │ │ │ │ cmp r3, #1 │ │ │ │ - bgt 349ac │ │ │ │ - ldr r3, [pc, #264] @ 349bc │ │ │ │ + bgt 350f4 │ │ │ │ + ldr r3, [pc, #272] @ 35104 │ │ │ │ ldr r1, [pc, r3] │ │ │ │ cmp r1, #0 │ │ │ │ - beq 34958 │ │ │ │ - ldr r2, [pc, #252] @ 349c0 │ │ │ │ + beq 350a0 │ │ │ │ + ldr r2, [pc, #260] @ 35108 │ │ │ │ mov r3, r4 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #1 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, #0 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #228] @ 349c4 │ │ │ │ - mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r2, [pc, #236] @ 3510c │ │ │ │ + mov r3, r4 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, #41 @ 0x29 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r3, [pc, #208] @ 349c8 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r3, [pc, #216] @ 35110 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ cmp r3, #1 │ │ │ │ - bgt 349a8 │ │ │ │ + bgt 350f0 │ │ │ │ cmp r4, #15 │ │ │ │ - bhi 34994 │ │ │ │ + bhi 350dc │ │ │ │ mov r0, #1 │ │ │ │ - lsl r3, r0, r4 │ │ │ │ movw r2, #41484 @ 0xa20c │ │ │ │ + lsl r3, r0, r4 │ │ │ │ tst r3, r2 │ │ │ │ - beq 34964 │ │ │ │ - ldr r3, [pc, #164] @ 349cc │ │ │ │ + beq 350ac │ │ │ │ + ldr r3, [pc, #172] @ 35114 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r0, [r3] │ │ │ │ add sp, sp, #12 │ │ │ │ - pop {r4, r5, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #8 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ cmp r3, #5 │ │ │ │ - beq 349a8 │ │ │ │ + beq 350f0 │ │ │ │ cmp r3, #6 │ │ │ │ - beq 349ac │ │ │ │ - ble 348ac │ │ │ │ - bl 21fb0 │ │ │ │ + beq 350f4 │ │ │ │ + ble 34fec │ │ │ │ + bl 21f18 │ │ │ │ mov r1, #9 │ │ │ │ - bl 24098 │ │ │ │ - b 348ac │ │ │ │ - ldr r1, [pc, #112] @ 349d0 │ │ │ │ + bl 23fd0 │ │ │ │ + b 34fec │ │ │ │ + ldr r1, [pc, #112] @ 35118 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 348bc │ │ │ │ + b 34ffc │ │ │ │ ands r1, r3, #2304 @ 0x900 │ │ │ │ - bne 34980 │ │ │ │ + bne 350c8 │ │ │ │ cmp r4, #4 │ │ │ │ - bne 34994 │ │ │ │ - ldr r2, [pc, #88] @ 349d4 │ │ │ │ + bne 350dc │ │ │ │ + ldr r2, [pc, #88] @ 3511c │ │ │ │ add r2, pc, r2 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #80] @ 349d8 │ │ │ │ + bl b155c │ │ │ │ + ldr r2, [pc, #80] @ 35120 │ │ │ │ mov r1, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #1 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #64] @ 349dc │ │ │ │ - mov r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r2, [pc, #64] @ 35124 │ │ │ │ + mov r1, #0 │ │ │ │ mov r0, #1 │ │ │ │ - bl ab6e0 │ │ │ │ - bl 159ed4 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + bl 167b3c │ │ │ │ mov r0, #1 │ │ │ │ - bl 2345c │ │ │ │ - ldrsbteq r3, [r1], -ip │ │ │ │ - eorseq r9, r0, ip, lsr #20 │ │ │ │ - eorseq r3, r1, r8, lsr #31 │ │ │ │ - andseq r3, r9, r8, lsr #15 │ │ │ │ - andseq r3, r9, r0, asr #15 │ │ │ │ - eorseq r3, r1, r4, ror #30 │ │ │ │ - andeq r1, r0, ip, lsl sp │ │ │ │ - andseq r2, r9, ip, lsr #18 │ │ │ │ - andseq r3, r9, r8, lsr r7 │ │ │ │ - @ instruction: 0x001937d0 │ │ │ │ - andseq r3, r9, r4, lsl #17 │ │ │ │ + bl 233a0 │ │ │ │ + mlaseq r3, r4, r8, r3 │ │ │ │ + eorseq r9, r2, r4, lsl #6 │ │ │ │ + eorseq r3, r3, r8, ror #16 │ │ │ │ + andseq r5, sl, ip, lsr #5 │ │ │ │ + andseq r5, sl, r8, asr #5 │ │ │ │ + eorseq r3, r3, r4, lsr #16 │ │ │ │ + andeq r1, r0, r8, lsl #26 │ │ │ │ + andseq r4, sl, r4, lsr r4 │ │ │ │ + andseq r5, sl, r0, asr #4 │ │ │ │ + @ instruction: 0x001a52d4 │ │ │ │ + andseq r5, sl, r8, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #0 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 233d8 │ │ │ │ + bl 2331c │ │ │ │ cmp r0, #0 │ │ │ │ - bgt 349f0 │ │ │ │ - ldr r1, [pc, #12] @ 34a1c │ │ │ │ - pop {r4, lr} │ │ │ │ - add r1, pc, r1 │ │ │ │ + bgt 3513c │ │ │ │ + ldr r1, [pc, #20] @ 35170 │ │ │ │ mov r0, #17 │ │ │ │ - b 24ba8 <__sysv_signal@plt> │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + add sp, sp, #8 │ │ │ │ + add r1, pc, r1 │ │ │ │ + b 24ad4 <__sysv_signal@plt> │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, lr} │ │ │ │ + strd r4, [sp, #-12]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #8] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr ip, [pc, #156] @ 34ad4 │ │ │ │ - ldr r3, [pc, #156] @ 34ad8 │ │ │ │ - add ip, pc, ip │ │ │ │ + ldr ip, [pc, #164] @ 35234 │ │ │ │ mov r4, r0 │ │ │ │ - ldr r0, [pc, #148] @ 34adc │ │ │ │ - ldr r3, [ip, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ + ldr r3, [pc, #156] @ 35238 │ │ │ │ + ldr r0, [pc, #156] @ 3523c │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r3, [ip, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 24830 │ │ │ │ + bl 24768 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp] │ │ │ │ - bl a60ec │ │ │ │ + bl ab99c │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 34a9c │ │ │ │ - ldr r2, [pc, #96] @ 34ae0 │ │ │ │ + beq 351f4 │ │ │ │ + ldr r2, [pc, #104] @ 35240 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, #1 │ │ │ │ ldr r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ - bl ab6e0 │ │ │ │ + bl b155c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl a6308 │ │ │ │ + bl abc0c │ │ │ │ mov r0, sp │ │ │ │ - bl 223e8 │ │ │ │ - ldr r2, [pc, #56] @ 34ae4 │ │ │ │ - ldr r3, [pc, #40] @ 34ad8 │ │ │ │ + bl 22344 │ │ │ │ + ldr r2, [pc, #64] @ 35244 │ │ │ │ + ldr r3, [pc, #48] @ 35238 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 34ad0 │ │ │ │ + bne 35230 │ │ │ │ add sp, sp, #12 │ │ │ │ - pop {r4, r5, pc} │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eorseq r9, r0, r8, lsl #17 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - andseq r6, sl, r8, ror r6 │ │ │ │ - andseq r3, r9, ip, lsr #16 │ │ │ │ - eorseq r9, r0, r4, lsl r8 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #8 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eorseq r9, r2, r4, lsr r1 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + andseq r8, fp, r0, ror r1 │ │ │ │ + andseq r5, sl, r4, lsr #6 │ │ │ │ + eorseq r9, r2, ip, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r5, [pc, #272] @ 34c10 │ │ │ │ + ldr r5, [pc, #288] @ 3538c │ │ │ │ mov r4, r0 │ │ │ │ + ldr r6, [pc, #284] @ 35390 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [r5, #44] @ 0x2c │ │ │ │ - bl b1070 │ │ │ │ + bl b7474 │ │ │ │ ldr r5, [r5, #48] @ 0x30 │ │ │ │ - ldr r6, [pc, #252] @ 34c14 │ │ │ │ - cmp r5, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bne 34b78 │ │ │ │ - ldr r6, [pc, #240] @ 34c18 │ │ │ │ + cmp r5, #0 │ │ │ │ + bne 352f4 │ │ │ │ + ldr r6, [pc, #256] @ 35394 │ │ │ │ cmp r4, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r0, [r6, #16] │ │ │ │ ldr r7, [r0, #4] │ │ │ │ - beq 34bb0 │ │ │ │ + beq 3532c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl ae240 │ │ │ │ + bl b42bc │ │ │ │ ldr r3, [r6, #16] │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ - bl aeebc │ │ │ │ + bl b504c │ │ │ │ ldr r0, [r6, #16] │ │ │ │ mov r1, #1 │ │ │ │ mov r2, r5 │ │ │ │ ldr r4, [r0, #4] │ │ │ │ - bl af284 │ │ │ │ + bl b5490 │ │ │ │ cmp r0, #1 │ │ │ │ - beq 34bfc │ │ │ │ + beq 35378 │ │ │ │ mov r0, #1 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ cmp r4, #0 │ │ │ │ - beq 34ba8 │ │ │ │ - ldr r2, [pc, #148] @ 34c1c │ │ │ │ + beq 35324 │ │ │ │ + ldr r2, [pc, #148] @ 35398 │ │ │ │ mov r1, r4 │ │ │ │ - ldr r2, [r6, r2] │ │ │ │ mov r3, #0 │ │ │ │ - ldr r2, [r2] │ │ │ │ mov r0, #1 │ │ │ │ - bl 738a0 │ │ │ │ + ldr r2, [r6, r2] │ │ │ │ + ldr r2, [r2] │ │ │ │ + bl 76a64 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl ae664 │ │ │ │ + bl b4730 │ │ │ │ mov r0, #2 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ + b 352e0 │ │ │ │ mov r1, #1 │ │ │ │ mov r2, r4 │ │ │ │ - bl af284 │ │ │ │ + bl b5490 │ │ │ │ cmp r0, #1 │ │ │ │ mov r1, r0 │ │ │ │ - bne 34b70 │ │ │ │ + bne 352dc │ │ │ │ ldr r0, [r6, #16] │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, r7 │ │ │ │ - bne 34be8 │ │ │ │ + bne 35364 │ │ │ │ mov r2, r4 │ │ │ │ - bl af750 │ │ │ │ + bl b59ac │ │ │ │ cmp r0, #1 │ │ │ │ - bne 34b70 │ │ │ │ + bne 352dc │ │ │ │ mov r2, #1 │ │ │ │ - mov r1, r2 │ │ │ │ mov r0, r7 │ │ │ │ - bl ae330 │ │ │ │ - b 34ba8 │ │ │ │ + mov r1, r2 │ │ │ │ + bl b43c0 │ │ │ │ + b 35324 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl ae330 │ │ │ │ - b 34ba8 │ │ │ │ - eorseq r3, r1, r8, asr sp │ │ │ │ - eorseq r9, r0, r8, lsr #15 │ │ │ │ - eorseq fp, r0, r0, lsl r5 │ │ │ │ - andeq r1, r0, r4, lsr r8 │ │ │ │ + bl b43c0 │ │ │ │ + b 35324 │ │ │ │ + eorseq r3, r3, r8, ror #11 │ │ │ │ + eorseq r9, r2, r0, asr r0 │ │ │ │ + eorseq sl, r2, r4, lsr #27 │ │ │ │ + andeq r1, r0, r0, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r3, [pc, #400] @ 34dc8 │ │ │ │ mov r4, r0 │ │ │ │ - ldr r0, [pc, #396] @ 34dcc │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #392] @ 34dd0 │ │ │ │ - ldr r1, [r3, #1212] @ 0x4bc │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [r0, r2] │ │ │ │ + ldr r0, [pc, #408] @ 35558 │ │ │ │ + mvn r2, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ - mvn r3, #0 │ │ │ │ - cmp r1, #0 │ │ │ │ - ldr r2, [r2] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - mov r2, #0 │ │ │ │ + ldr r1, [pc, #400] @ 3555c │ │ │ │ mov r5, sp │ │ │ │ - str r3, [r4, #124] @ 0x7c │ │ │ │ - bge 34d20 │ │ │ │ - ldr r3, [pc, #344] @ 34dd4 │ │ │ │ + ldr r3, [pc, #396] @ 35560 │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [r0, r1] │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r1] │ │ │ │ + str r1, [sp, #4] │ │ │ │ + mov r1, #0 │ │ │ │ + str r2, [r4, #124] @ 0x7c │ │ │ │ + ldr r2, [r3, #1212] @ 0x4bc │ │ │ │ + cmp r2, #0 │ │ │ │ + bge 354b0 │ │ │ │ + ldr r3, [pc, #356] @ 35564 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r3, #1216] @ 0x4c0 │ │ │ │ cmp r1, #0 │ │ │ │ - bge 34ccc │ │ │ │ - ldr r0, [pc, #328] @ 34dd8 │ │ │ │ + bge 35450 │ │ │ │ + ldr r0, [pc, #340] @ 35568 │ │ │ │ mov r1, #0 │ │ │ │ - str r1, [sp] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ - add r0, pc, r0 │ │ │ │ + str r1, [sp] │ │ │ │ mov r1, #2 │ │ │ │ - bl 2f808 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl 2fc64 │ │ │ │ cmp r0, #1 │ │ │ │ - beq 34cf0 │ │ │ │ - ldr r6, [pc, #292] @ 34ddc │ │ │ │ + beq 35474 │ │ │ │ + ldr r6, [pc, #304] @ 3556c │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, #1216] @ 0x4c0 │ │ │ │ cmn r3, #1 │ │ │ │ - beq 34d48 │ │ │ │ + beq 354d8 │ │ │ │ mov r0, #0 │ │ │ │ - b 34cf4 │ │ │ │ - ldr r0, [pc, #268] @ 34de0 │ │ │ │ - str r1, [sp] │ │ │ │ + b 35478 │ │ │ │ + ldr r0, [pc, #280] @ 35570 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ - add r0, pc, r0 │ │ │ │ + str r1, [sp] │ │ │ │ mov r1, #2 │ │ │ │ - bl 2f808 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl 2fc64 │ │ │ │ cmp r0, #1 │ │ │ │ - bne 34c88 │ │ │ │ + bne 3540c │ │ │ │ mov r0, #1 │ │ │ │ - ldr r2, [pc, #232] @ 34de4 │ │ │ │ - ldr r3, [pc, #208] @ 34dd0 │ │ │ │ + ldr r2, [pc, #244] @ 35574 │ │ │ │ + ldr r3, [pc, #216] @ 3555c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 34dc4 │ │ │ │ + bne 35554 │ │ │ │ add sp, sp, #8 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - ldr r0, [pc, #192] @ 34de8 │ │ │ │ - str r1, [sp] │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r0, [pc, #192] @ 35578 │ │ │ │ mov r3, r4 │ │ │ │ + mov r1, #2 │ │ │ │ + str r2, [sp] │ │ │ │ mov r2, sp │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r1, #2 │ │ │ │ - bl 2f808 │ │ │ │ + bl 2fc64 │ │ │ │ cmp r0, #1 │ │ │ │ - bne 34c74 │ │ │ │ - b 34cf0 │ │ │ │ - ldr r3, [pc, #156] @ 34dec │ │ │ │ + bne 353f8 │ │ │ │ + b 35474 │ │ │ │ + ldr r3, [pc, #156] @ 3557c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r3, #52] @ 0x34 │ │ │ │ cmp r1, #0 │ │ │ │ - beq 34da8 │ │ │ │ + beq 35538 │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ - bl 103f10 │ │ │ │ + bl 10e4d0 │ │ │ │ cmn r0, #1 │ │ │ │ mov ip, r0 │ │ │ │ str r0, [r6, #1216] @ 0x4c0 │ │ │ │ - beq 34da8 │ │ │ │ + beq 35538 │ │ │ │ cmp ip, #0 │ │ │ │ - blt 34cc4 │ │ │ │ - ldr r0, [pc, #108] @ 34df0 │ │ │ │ + blt 35448 │ │ │ │ + ldr r0, [pc, #108] @ 35580 │ │ │ │ mov r3, r4 │ │ │ │ - add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 2f808 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl 2fc64 │ │ │ │ sub r0, r0, #1 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ - b 34cf4 │ │ │ │ + b 35478 │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ - bl 104094 │ │ │ │ - ldr r3, [pc, #60] @ 34df4 │ │ │ │ - add r3, pc, r3 │ │ │ │ + bl 10e680 │ │ │ │ + ldr r3, [pc, #60] @ 35584 │ │ │ │ mov ip, r0 │ │ │ │ + add r3, pc, r3 │ │ │ │ str r0, [r3, #1216] @ 0x4c0 │ │ │ │ - b 34d74 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - ldrshteq fp, [r0], -ip │ │ │ │ - eorseq r9, r0, r8, ror r6 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eorseq fp, r0, r0, asr #7 │ │ │ │ - andseq r2, r9, r4, ror #13 │ │ │ │ - eorseq fp, r0, r4, lsl #7 │ │ │ │ - @ instruction: 0x001926b8 │ │ │ │ - eorseq r9, r0, r4, asr #11 │ │ │ │ - andseq r2, r9, ip, asr r6 │ │ │ │ - eorseq r3, r1, ip, lsl #22 │ │ │ │ - andseq r2, r9, r0, lsl r6 │ │ │ │ - eorseq fp, r0, r4, lsl #5 │ │ │ │ - push {r4, lr} │ │ │ │ + b 35504 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eorseq r8, r2, r0, lsl #30 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq sl, r2, r0, ror #24 │ │ │ │ + eorseq sl, r2, ip, lsr ip │ │ │ │ + andseq r4, sl, ip, lsr #3 │ │ │ │ + eorseq sl, r2, r0, lsl #24 │ │ │ │ + andseq r4, sl, r0, lsl #3 │ │ │ │ + eorseq r8, r2, r0, asr lr │ │ │ │ + andseq r4, sl, r8, lsl r1 │ │ │ │ + eorseq r3, r3, ip, ror r3 │ │ │ │ + andseq r4, sl, r4, asr #1 │ │ │ │ + ldrshteq sl, [r2], -r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ + str lr, [sp, #4] │ │ │ │ vpush {d8} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl aae84 │ │ │ │ - ldr r2, [pc, #956] @ 351e0 │ │ │ │ - mov r1, #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ + bl b0ca0 │ │ │ │ + ldr r2, [pc, #976] @ 35988 │ │ │ │ mov r3, r0 │ │ │ │ + mov r1, #4 │ │ │ │ mov r0, #41 @ 0x29 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ ldr r3, [r4, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 35190 │ │ │ │ + beq 35940 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ - ldr r2, [pc, #916] @ 351e4 │ │ │ │ mov r1, #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #41 @ 0x29 │ │ │ │ - bl ab6e0 │ │ │ │ + ldr r2, [pc, #928] @ 3598c │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ ldr r1, [r4, #44] @ 0x2c │ │ │ │ cmp r1, #0 │ │ │ │ - beq 3517c │ │ │ │ + beq 3592c │ │ │ │ ldr r3, [r1, #8] │ │ │ │ - ldr r2, [pc, #884] @ 351e8 │ │ │ │ + movw r2, #8224 @ 0x2020 │ │ │ │ + movt r2, #8224 @ 0x2020 │ │ │ │ cmp r3, r2 │ │ │ │ - bcs 3502c │ │ │ │ - ldr r2, [pc, #876] @ 351ec │ │ │ │ + bcs 357cc │ │ │ │ + ldr r2, [pc, #888] @ 35990 │ │ │ │ mov r1, #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #41 @ 0x29 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ - ldr r2, [pc, #856] @ 351f0 │ │ │ │ + mov r1, #4 │ │ │ │ + mov r0, #41 @ 0x29 │ │ │ │ + ldr r2, [pc, #860] @ 35994 │ │ │ │ ldr r3, [r3, #1152] @ 0x480 │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r1, #4 │ │ │ │ lsl r3, r3, #3 │ │ │ │ - mov r0, #41 @ 0x29 │ │ │ │ - bl ab6e0 │ │ │ │ + bl b155c │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ - ldr r2, [pc, #828] @ 351f4 │ │ │ │ + mov r1, #4 │ │ │ │ + mov r0, #41 @ 0x29 │ │ │ │ + ldr r2, [pc, #832] @ 35998 │ │ │ │ ldr r3, [r3, #1156] @ 0x484 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r3, [r4, #44] @ 0x2c │ │ │ │ mov r1, #4 │ │ │ │ mov r0, #41 @ 0x29 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r3, [r4, #44] @ 0x2c │ │ │ │ - ldr r2, [pc, #804] @ 351f8 │ │ │ │ + ldr r2, [pc, #808] @ 3599c │ │ │ │ ldr r3, [r3, #1160] @ 0x488 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r3, [r4, #44] @ 0x2c │ │ │ │ mov r1, #4 │ │ │ │ mov r0, #41 @ 0x29 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r3, [r4, #44] @ 0x2c │ │ │ │ - ldr r2, [pc, #780] @ 351fc │ │ │ │ + ldr r2, [pc, #784] @ 359a0 │ │ │ │ add r3, r3, #1120 @ 0x460 │ │ │ │ - vldr s14, [r3, #12] │ │ │ │ + vldr s15, [r3, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ + vstr d16, [sp] │ │ │ │ + bl b155c │ │ │ │ + ldr r3, [r4, #44] @ 0x2c │ │ │ │ mov r1, #4 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ mov r0, #41 @ 0x29 │ │ │ │ - vstr d7, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r3, [r4, #44] @ 0x2c │ │ │ │ - ldr r2, [pc, #744] @ 35200 │ │ │ │ + ldr r2, [pc, #748] @ 359a4 │ │ │ │ add r3, r3, #1136 @ 0x470 │ │ │ │ - vldr s14, [r3, #4] │ │ │ │ - mov r1, #4 │ │ │ │ + add r3, r3, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - mov r0, #41 @ 0x29 │ │ │ │ - vstr d7, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ + vldr s15, [r3] │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ + vstr d16, [sp] │ │ │ │ + bl b155c │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ - bl 101cbc │ │ │ │ + bl 10c128 │ │ │ │ ldr r1, [r4, #40] @ 0x28 │ │ │ │ - cmp r1, #0 │ │ │ │ vmov.f64 d8, d0 │ │ │ │ - beq 351bc │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 3596c │ │ │ │ ldr r3, [r1, #8] │ │ │ │ - ldr r2, [pc, #656] @ 351e8 │ │ │ │ + movw r2, #8224 @ 0x2020 │ │ │ │ + movt r2, #8224 @ 0x2020 │ │ │ │ cmp r3, r2 │ │ │ │ - bcc 35158 │ │ │ │ - ldr r2, [pc, #672] @ 35204 │ │ │ │ + bcc 35900 │ │ │ │ + ldr r2, [pc, #676] @ 359a8 │ │ │ │ add r3, r1, #8 │ │ │ │ + mov r0, #41 @ 0x29 │ │ │ │ + mov r1, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r3, [r4, #40] @ 0x28 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, #41 @ 0x29 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r3, [r4, #40] @ 0x28 │ │ │ │ - ldr r2, [pc, #648] @ 35208 │ │ │ │ + ldr r2, [pc, #644] @ 359ac │ │ │ │ ldr r3, [r3, #88] @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r1, #4 │ │ │ │ lsl r3, r3, #3 │ │ │ │ - mov r0, #41 @ 0x29 │ │ │ │ - bl ab6e0 │ │ │ │ + bl b155c │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ - ldr r2, [pc, #620] @ 3520c │ │ │ │ + mov r1, #4 │ │ │ │ + mov r0, #41 @ 0x29 │ │ │ │ + ldr r2, [pc, #616] @ 359b0 │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r3, [r4, #40] @ 0x28 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, #41 @ 0x29 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r3, [r4, #40] @ 0x28 │ │ │ │ - ldr r2, [pc, #596] @ 35210 │ │ │ │ + ldr r2, [pc, #592] @ 359b4 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r1, #4 │ │ │ │ - mov r0, #41 @ 0x29 │ │ │ │ - bl ab6e0 │ │ │ │ + bl b155c │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ - bl 101cbc │ │ │ │ - ldr r3, [pc, #568] @ 35214 │ │ │ │ + bl 10c128 │ │ │ │ + ldr r3, [pc, #572] @ 359b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1232 @ 0x4d0 │ │ │ │ vstr d0, [r3, #-8] │ │ │ │ - vldr d7, [pc, #484] @ 351d0 │ │ │ │ - vcmp.f64 d8, d7 │ │ │ │ + vldr d16, [pc, #500] @ 35980 │ │ │ │ + vcmp.f64 d8, d16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq 35120 │ │ │ │ - vcmp.f64 d0, d7 │ │ │ │ + beq 358c8 │ │ │ │ + vcmp.f64 d0, d16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq 35048 │ │ │ │ + beq 357e8 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 35048 │ │ │ │ + beq 357e8 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ - beq 35024 │ │ │ │ + beq 357c4 │ │ │ │ vcmpe.f64 d8, d0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi 35048 │ │ │ │ + bmi 357e8 │ │ │ │ vmov.f64 d8, d0 │ │ │ │ - b 35058 │ │ │ │ - ldr r2, [pc, #484] @ 35218 │ │ │ │ + b 357f8 │ │ │ │ + ldr r2, [pc, #488] @ 359bc │ │ │ │ add r3, r1, #8 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r1, #4 │ │ │ │ mov r0, #41 @ 0x29 │ │ │ │ - bl ab6e0 │ │ │ │ - b 34e8c │ │ │ │ - ldr r3, [pc, #460] @ 3521c │ │ │ │ + mov r1, #4 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 35624 │ │ │ │ + ldr r3, [pc, #464] @ 359c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1232 @ 0x4d0 │ │ │ │ vstr d8, [r3, #-8] │ │ │ │ - ldr r2, [pc, #448] @ 35220 │ │ │ │ + ldr r2, [pc, #452] @ 359c4 │ │ │ │ mov r0, #41 @ 0x29 │ │ │ │ - add r2, pc, r2 │ │ │ │ - vstr d8, [sp] │ │ │ │ mov r1, #4 │ │ │ │ - bl ab6e0 │ │ │ │ + vstr d8, [sp] │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 35150 │ │ │ │ - bl 102b28 │ │ │ │ - ldr r2, [pc, #412] @ 35224 │ │ │ │ - vstr d0, [sp] │ │ │ │ - add r2, pc, r2 │ │ │ │ + beq 358f8 │ │ │ │ + bl 10d04c │ │ │ │ + ldr r2, [pc, #416] @ 359c8 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, #41 @ 0x29 │ │ │ │ - bl ab6e0 │ │ │ │ + vstr d0, [sp] │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ ldr r3, [r4, #32] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 350c4 │ │ │ │ + beq 35864 │ │ │ │ ldr r3, [r4, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #1 │ │ │ │ - beq 350c4 │ │ │ │ + beq 35864 │ │ │ │ ldr r3, [r3, #72] @ 0x48 │ │ │ │ subs r3, r3, #0 │ │ │ │ movne r3, #1 │ │ │ │ - ldr r2, [pc, #348] @ 35228 │ │ │ │ + ldr r2, [pc, #352] @ 359cc │ │ │ │ mov r1, #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #41 @ 0x29 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ ldr r1, [r4, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ - beq 35170 │ │ │ │ + beq 35918 │ │ │ │ ldr r3, [r1, #3172] @ 0xc64 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 3519c │ │ │ │ - ldr r2, [pc, #308] @ 3522c │ │ │ │ + beq 3594c │ │ │ │ + ldr r2, [pc, #312] @ 359d0 │ │ │ │ mov r1, #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #41 @ 0x29 │ │ │ │ + add r2, pc, r2 │ │ │ │ add sp, sp, #8 │ │ │ │ vpop {d8} │ │ │ │ - pop {r4, lr} │ │ │ │ - b ab6e0 │ │ │ │ - ldr r3, [pc, #280] @ 35230 │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + add sp, sp, #8 │ │ │ │ + b b155c │ │ │ │ + ldr r3, [pc, #276] @ 359d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1232 @ 0x4d0 │ │ │ │ vldr d0, [r3, #-8] │ │ │ │ - vldr d7, [pc, #168] @ 351d0 │ │ │ │ - vcmp.f64 d0, d7 │ │ │ │ + vldr d16, [pc, #176] @ 35980 │ │ │ │ + vcmp.f64 d0, d16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne 35024 │ │ │ │ - ldr r2, [pc, #252] @ 35234 │ │ │ │ + bne 357c4 │ │ │ │ + ldr r2, [pc, #248] @ 359d8 │ │ │ │ mov r0, #41 @ 0x29 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #4 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 3507c │ │ │ │ - vldr d0, [pc, #128] @ 351d8 │ │ │ │ - b 35080 │ │ │ │ - ldr r2, [pc, #216] @ 35238 │ │ │ │ + bne 3581c │ │ │ │ + vmov.i64 d0, #0x0000000000000000 │ │ │ │ + b 35820 │ │ │ │ + ldr r2, [pc, #212] @ 359dc │ │ │ │ mov r1, #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #41 @ 0x29 │ │ │ │ - bl ab6e0 │ │ │ │ - b 34f74 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 35714 │ │ │ │ add sp, sp, #8 │ │ │ │ vpop {d8} │ │ │ │ - pop {r4, pc} │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r1, [r4, #40] @ 0x28 │ │ │ │ cmp r1, #0 │ │ │ │ - beq 35110 │ │ │ │ - vldr d8, [pc, #64] @ 351d0 │ │ │ │ - b 34f4c │ │ │ │ - ldr r3, [pc, #164] @ 3523c │ │ │ │ + beq 358b8 │ │ │ │ + vldr d8, [pc, #64] @ 35980 │ │ │ │ + b 356e8 │ │ │ │ + ldr r3, [pc, #152] @ 359e0 │ │ │ │ add r3, pc, r3 │ │ │ │ - b 34e48 │ │ │ │ - add r2, r1, #3168 @ 0xc60 │ │ │ │ + b 355dc │ │ │ │ ldr r0, [r1, #32] │ │ │ │ - add r2, r2, #4 │ │ │ │ + add r2, r1, #3168 @ 0xc60 │ │ │ │ mov r1, #4 │ │ │ │ - bl 15a71c │ │ │ │ + add r2, r2, r1 │ │ │ │ + bl 168414 │ │ │ │ ldr r3, [r4, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #3172] @ 0xc64 │ │ │ │ - b 350f0 │ │ │ │ - ldr r3, [pc, #124] @ 35240 │ │ │ │ + b 35890 │ │ │ │ + ldr r3, [pc, #112] @ 359e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1232 @ 0x4d0 │ │ │ │ vldr d0, [r3, #-8] │ │ │ │ - b 34fe4 │ │ │ │ + b 35784 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mvngt r0, #0 │ │ │ │ - ... │ │ │ │ - andseq r3, r9, r0, asr #9 │ │ │ │ - andseq r3, r9, r4, lsr #9 │ │ │ │ - eorcs r2, r0, r0, lsr #32 │ │ │ │ - mulseq r9, ip, r4 │ │ │ │ - mulseq r9, ip, r4 │ │ │ │ - mulseq r9, r4, r4 │ │ │ │ - andseq r3, r9, ip, lsl #9 │ │ │ │ - andseq r3, r9, r0, lsl #9 │ │ │ │ - andseq r3, r9, r8, ror #8 │ │ │ │ - andseq r3, r9, ip, lsr r4 │ │ │ │ - andseq r3, r9, ip, asr #8 │ │ │ │ - andseq r3, r9, r4, asr #8 │ │ │ │ - andseq r3, r9, ip, lsr r4 │ │ │ │ - eorseq fp, r0, r0, rrx │ │ │ │ - @ instruction: 0x001932d0 │ │ │ │ - eorseq sl, r0, ip, ror #31 │ │ │ │ - andseq r3, r9, ip, lsr #7 │ │ │ │ - @ instruction: 0x001933b0 │ │ │ │ - andseq r3, r9, ip, ror r3 │ │ │ │ - andseq r3, r9, r0, ror #6 │ │ │ │ - eorseq sl, r0, r4, lsr #30 │ │ │ │ - andseq r3, r9, r8, ror #5 │ │ │ │ - andseq r3, r9, r8, asr r2 │ │ │ │ - andseq r3, r9, r8, asr #2 │ │ │ │ - eorseq sl, r0, r8, ror lr │ │ │ │ - push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ + andseq r4, sl, r4, ror pc │ │ │ │ + andseq r4, sl, ip, asr pc │ │ │ │ + andseq r4, sl, r0, asr pc │ │ │ │ + andseq r4, sl, ip, asr #30 │ │ │ │ + andseq r4, sl, r4, asr #30 │ │ │ │ + andseq r4, sl, ip, lsr pc │ │ │ │ + andseq r4, sl, r0, lsr pc │ │ │ │ + andseq r4, sl, ip, lsl pc │ │ │ │ + andseq r4, sl, r4, ror #29 │ │ │ │ + @ instruction: 0x001a4ef4 │ │ │ │ + andseq r4, sl, ip, ror #29 │ │ │ │ + andseq r4, sl, r4, ror #29 │ │ │ │ + eorseq sl, r2, r0, asr #17 │ │ │ │ + andseq r4, sl, r8, ror sp │ │ │ │ + eorseq sl, r2, ip, asr #16 │ │ │ │ + andseq r4, sl, r4, asr lr │ │ │ │ + andseq r4, sl, r8, asr lr │ │ │ │ + andseq r4, sl, r8, lsr #28 │ │ │ │ + andseq r4, sl, ip, lsl #28 │ │ │ │ + eorseq sl, r2, ip, ror r7 │ │ │ │ + andseq r4, sl, ip, lsl #27 │ │ │ │ + @ instruction: 0x001a4cfc │ │ │ │ + andseq r4, sl, r8, ror #23 │ │ │ │ + eorseq sl, r2, r8, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ + strd r4, [sp, #-28]! @ 0xffffffe4 │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + str lr, [sp, #24] │ │ │ │ vpush {d8-d9} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ - ldr r3, [pc, #1096] @ 356a8 │ │ │ │ - ldr r1, [pc, #1096] @ 356ac │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r3, #44] @ 0x2c │ │ │ │ - ldr r3, [pc, #1088] @ 356b0 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [r1, r3] │ │ │ │ + ldr r0, [pc, #1112] @ 35e68 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r2, #0 │ │ │ │ - ldr r7, [pc, #1072] @ 356b4 │ │ │ │ - ldr r3, [r3] │ │ │ │ - str r3, [sp, #20] │ │ │ │ - mov r3, #0 │ │ │ │ vmov.f32 s18, s0 │ │ │ │ - vmov.f32 s16, s1 │ │ │ │ - vmov.f32 s17, s2 │ │ │ │ - str r2, [sp, #16] │ │ │ │ - bl 1597a8 │ │ │ │ - ldr r3, [pc, #1040] @ 356b8 │ │ │ │ + vmov.f32 s17, s1 │ │ │ │ + ldr r1, [pc, #1096] @ 35e6c │ │ │ │ + vmov.f32 s16, s2 │ │ │ │ + ldr r3, [pc, #1092] @ 35e70 │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [pc, #1088] @ 35e74 │ │ │ │ + ldr r1, [r0, r1] │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r3, #44] @ 0x2c │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r9, [pc, #1072] @ 35e78 │ │ │ │ + ldr r1, [r1] │ │ │ │ + str r1, [sp, #20] │ │ │ │ + mov r1, #0 │ │ │ │ + str r2, [sp, #16] │ │ │ │ + bl 1673ac │ │ │ │ + ldr r3, [pc, #1052] @ 35e7c │ │ │ │ + add r9, pc, r9 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r9, [pc, #1032] @ 356bc │ │ │ │ ldr r5, [r3] │ │ │ │ - add r9, pc, r9 │ │ │ │ cmp r5, #0 │ │ │ │ addgt r0, r5, #1 │ │ │ │ movle r0, #81 @ 0x51 │ │ │ │ movle r5, #80 @ 0x50 │ │ │ │ - bl 24020 │ │ │ │ + bl 23f58 │ │ │ │ ldr r3, [r9, #40] @ 0x28 │ │ │ │ - cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ - beq 35600 │ │ │ │ - vcvt.f64.f32 d7, s18 │ │ │ │ - ldr r3, [pc, #984] @ 356c0 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 35dc0 │ │ │ │ + vcvt.f64.f32 d16, s18 │ │ │ │ + ldr r3, [pc, #1000] @ 35e80 │ │ │ │ add r6, sp, #16 │ │ │ │ - add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ - vstr d7, [sp] │ │ │ │ mov r1, r6 │ │ │ │ - bl 341c4 │ │ │ │ + add r3, pc, r3 │ │ │ │ + vstr d16, [sp] │ │ │ │ + bl 3486c │ │ │ │ cmp r8, #0 │ │ │ │ - beq 35524 │ │ │ │ - vldr d7, [r8, #32] │ │ │ │ - ldr r3, [pc, #948] @ 356c4 │ │ │ │ + beq 35ce4 │ │ │ │ + vldr d16, [r8, #32] │ │ │ │ mov r2, r5 │ │ │ │ - add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - vstr d7, [sp] │ │ │ │ - bl 341c4 │ │ │ │ - ldr r3, [pc, #924] @ 356c8 │ │ │ │ + ldr r3, [pc, #952] @ 35e84 │ │ │ │ + vstr d16, [sp] │ │ │ │ + add r3, pc, r3 │ │ │ │ + bl 3486c │ │ │ │ + ldr r3, [pc, #940] @ 35e88 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 35360 │ │ │ │ - vcvt.f64.f32 d1, s17 │ │ │ │ - vcvt.f64.f32 d8, s16 │ │ │ │ - ldr r3, [pc, #900] @ 356cc │ │ │ │ + beq 35b10 │ │ │ │ + vcvt.f64.f32 d1, s16 │ │ │ │ + vcvt.f64.f32 d16, s17 │ │ │ │ + ldr r3, [pc, #916] @ 35e8c │ │ │ │ mov r2, r5 │ │ │ │ + mov r1, r6 │ │ │ │ + mov r0, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ + vstr d16, [sp] │ │ │ │ vstr d1, [sp, #8] │ │ │ │ + bl 3486c │ │ │ │ + ldr r3, [r8, #72] @ 0x48 │ │ │ │ + mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - vstr d8, [sp] │ │ │ │ - bl 341c4 │ │ │ │ - ldr r3, [r8, #72] @ 0x48 │ │ │ │ str r3, [sp, #4] │ │ │ │ vldr s15, [r8, #68] @ 0x44 │ │ │ │ - ldr r3, [pc, #860] @ 356d0 │ │ │ │ - mov r2, r5 │ │ │ │ + ldr r3, [pc, #864] @ 35e90 │ │ │ │ vcvt.s32.f32 s15, s15 │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r1, r6 │ │ │ │ - mov r0, r4 │ │ │ │ vstr s15, [sp] │ │ │ │ - bl 341c4 │ │ │ │ - vmov.f32 s15, #96 @ 0x3f000000 0.5 │ │ │ │ - vldr s14, [r8, #64] @ 0x40 │ │ │ │ - vcmpe.f32 s14, s15 │ │ │ │ + bl 3486c │ │ │ │ + vldr s15, [r8, #64] @ 0x40 │ │ │ │ + vmov.f32 s14, #96 @ 0x3f000000 0.5 │ │ │ │ + vcmpe.f32 s15, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble 3567c │ │ │ │ - ldr r2, [pc, #812] @ 356d4 │ │ │ │ - ldr r3, [pc, #812] @ 356d8 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r3, pc, r3 │ │ │ │ - vldr d4, [r3, #64] @ 0x40 │ │ │ │ - add r2, r2, #1200 @ 0x4b0 │ │ │ │ - vldr s6, [r2, #8] │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - vldr d5, [r3, #72] @ 0x48 │ │ │ │ - vcvt.f64.f32 d3, s6 │ │ │ │ + ble 35e3c │ │ │ │ + ldr r3, [pc, #828] @ 35e94 │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ mov r2, r5 │ │ │ │ - vldr d2, [pc, #716] @ 356a0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - vldr d6, [r3, #56] @ 0x38 │ │ │ │ - vmul.f64 d4, d4, d2 │ │ │ │ - ldr r3, [pc, #756] @ 356dc │ │ │ │ - vmul.f64 d5, d5, d2 │ │ │ │ - add r3, pc, r3 │ │ │ │ - vmul.f64 d6, d6, d2 │ │ │ │ - vmul.f64 d4, d4, d3 │ │ │ │ - vmul.f64 d5, d5, d3 │ │ │ │ - vmul.f64 d6, d6, d3 │ │ │ │ - vdiv.f64 d3, d4, d7 │ │ │ │ - vdiv.f64 d4, d5, d7 │ │ │ │ - vdiv.f64 d5, d6, d7 │ │ │ │ - vcvt.s32.f64 s6, d3 │ │ │ │ - vcvt.s32.f64 s8, d4 │ │ │ │ - vstr s6, [sp, #4] │ │ │ │ - vstr d5, [sp, #8] │ │ │ │ - vstr s8, [sp] │ │ │ │ - bl 341c4 │ │ │ │ - ldr r3, [pc, #696] @ 356e0 │ │ │ │ - mov r1, r6 │ │ │ │ + vldr d21, [pc, #756] @ 35e60 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r3, #80] @ 0x50 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - str r3, [sp] │ │ │ │ - ldr r3, [pc, #672] @ 356e4 │ │ │ │ - mov r2, r5 │ │ │ │ + add r3, r3, #1200 @ 0x4b0 │ │ │ │ + vldr s15, [r3, #8] │ │ │ │ + ldr r3, [pc, #796] @ 35e98 │ │ │ │ + vcvt.f64.f32 d20, s15 │ │ │ │ add r3, pc, r3 │ │ │ │ + vldr d17, [r3, #56] @ 0x38 │ │ │ │ + vldr d19, [r3, #64] @ 0x40 │ │ │ │ + vldr d18, [r3, #72] @ 0x48 │ │ │ │ + vmul.f64 d17, d17, d21 │ │ │ │ + ldr r3, [pc, #772] @ 35e9c │ │ │ │ + vmul.f64 d19, d19, d21 │ │ │ │ + vmul.f64 d18, d18, d21 │ │ │ │ + add r3, pc, r3 │ │ │ │ + vmul.f64 d17, d17, d20 │ │ │ │ + vmul.f64 d19, d19, d20 │ │ │ │ + vmul.f64 d18, d18, d20 │ │ │ │ + vdiv.f64 d20, d19, d16 │ │ │ │ + vdiv.f64 d19, d18, d16 │ │ │ │ + vdiv.f64 d18, d17, d16 │ │ │ │ + vcvt.s32.f64 s15, d20 │ │ │ │ + vcvt.s32.f64 s14, d19 │ │ │ │ + vstr s14, [sp] │ │ │ │ + vstr s15, [sp, #4] │ │ │ │ + vstr d18, [sp, #8] │ │ │ │ + bl 3486c │ │ │ │ + ldr ip, [pc, #712] @ 35ea0 │ │ │ │ + mov r1, r6 │ │ │ │ + mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 341c4 │ │ │ │ - ldr r3, [pc, #656] @ 356e8 │ │ │ │ + ldr r3, [pc, #700] @ 35ea4 │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr lr, [ip, #12] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str lr, [sp] │ │ │ │ + ldr ip, [ip, #80] @ 0x50 │ │ │ │ + str ip, [sp, #4] │ │ │ │ + bl 3486c │ │ │ │ + ldr r3, [pc, #672] @ 35ea8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #1232] @ 0x4d0 │ │ │ │ cmp r2, #0 │ │ │ │ - ble 35488 │ │ │ │ + ble 35c38 │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 1b69ac │ │ │ │ - ldr r3, [pc, #632] @ 356ec │ │ │ │ + bl 1c89d0 │ │ │ │ + ldr r3, [pc, #648] @ 35eac │ │ │ │ mov r2, r5 │ │ │ │ - add r3, pc, r3 │ │ │ │ add r1, sp, #16 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 341c4 │ │ │ │ - vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ - ldr r3, [pc, #604] @ 356f0 │ │ │ │ + add r3, pc, r3 │ │ │ │ + bl 3486c │ │ │ │ + ldr r3, [pc, #624] @ 35eb0 │ │ │ │ + vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1200 @ 0x4b0 │ │ │ │ - vldr s14, [r3, #8] │ │ │ │ - vcmp.f32 s14, s15 │ │ │ │ + vldr s15, [r3, #8] │ │ │ │ + vcmp.f32 s15, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne 35610 │ │ │ │ - ldr r3, [pc, #580] @ 356f4 │ │ │ │ - ldr r2, [sp, #16] │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - add r0, r4, r2 │ │ │ │ - ldr r6, [r3] │ │ │ │ + bne 35dd0 │ │ │ │ + ldr r3, [pc, #596] @ 35eb4 │ │ │ │ + ldr r1, [sp, #16] │ │ │ │ + ldr ip, [r7, r3] │ │ │ │ + add r0, r4, r1 │ │ │ │ + ldr r6, [ip] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 35634 │ │ │ │ - mov r1, #0 │ │ │ │ - strb r1, [r4, r2] │ │ │ │ - ldr r2, [pc, #548] @ 356f8 │ │ │ │ - ldr r0, [r3] │ │ │ │ - str r0, [sp] │ │ │ │ - add r2, pc, r2 │ │ │ │ + beq 35df4 │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r2, [pc, #568] @ 35eb8 │ │ │ │ mov r3, r4 │ │ │ │ - mov r1, #5 │ │ │ │ + strb r0, [r4, r1] │ │ │ │ mov r0, #45 @ 0x2d │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #520] @ 356fc │ │ │ │ - ldr r3, [pc, #440] @ 356b0 │ │ │ │ + ldr r1, [ip] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r1, [sp] │ │ │ │ + mov r1, #5 │ │ │ │ + bl b155c │ │ │ │ + ldr r2, [pc, #536] @ 35ebc │ │ │ │ + ldr r3, [pc, #452] @ 35e6c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 35698 │ │ │ │ + bne 35e58 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ vpop {d8-d9} │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 24c8c │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldr lr, [sp, #24] │ │ │ │ + add sp, sp, #28 │ │ │ │ + b 24bb8 │ │ │ │ ldr r0, [r9, #36] @ 0x24 │ │ │ │ - bl 102b28 │ │ │ │ - ldr r3, [pc, #460] @ 35700 │ │ │ │ + bl 10d04c │ │ │ │ + ldr r3, [pc, #460] @ 35ec0 │ │ │ │ + vcvt.f32.f64 s16, d0 │ │ │ │ mov r2, r5 │ │ │ │ - add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - vcvt.f32.f64 s16, d0 │ │ │ │ - bl 341c4 │ │ │ │ + add r3, pc, r3 │ │ │ │ + bl 3486c │ │ │ │ vmov.f32 s0, s18 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 34290 │ │ │ │ - vcvt.f64.f32 d7, s16 │ │ │ │ - ldr r3, [pc, #412] @ 35704 │ │ │ │ + bl 34950 │ │ │ │ + vcvt.f64.f32 d16, s16 │ │ │ │ + ldr r3, [pc, #412] @ 35ec4 │ │ │ │ mov r2, r5 │ │ │ │ - add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ - vstr d7, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 341c4 │ │ │ │ + add r3, pc, r3 │ │ │ │ + vstr d16, [sp] │ │ │ │ + bl 3486c │ │ │ │ vmov.f32 s0, s16 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 34290 │ │ │ │ - ldr r3, [pc, #368] @ 35708 │ │ │ │ + bl 34950 │ │ │ │ + ldr r3, [pc, #368] @ 35ec8 │ │ │ │ mov r2, r5 │ │ │ │ - add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 341c4 │ │ │ │ + add r3, pc, r3 │ │ │ │ + bl 3486c │ │ │ │ ldr r3, [r9, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 35450 │ │ │ │ - vldr d7, [r9, #104] @ 0x68 │ │ │ │ - vmov.f64 d6, #96 @ 0x3f000000 0.5 │ │ │ │ - vcmpe.f64 d7, d6 │ │ │ │ + beq 35c00 │ │ │ │ + vldr d16, [r9, #104] @ 0x68 │ │ │ │ + vmov.f64 d17, #96 @ 0x3f000000 0.5 │ │ │ │ + vcmpe.f64 d16, d17 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble 35660 │ │ │ │ - ldr r3, [pc, #316] @ 3570c │ │ │ │ - vldr d5, [pc, #204] @ 356a0 │ │ │ │ - add r3, pc, r3 │ │ │ │ + ble 35e20 │ │ │ │ + ldr r3, [pc, #316] @ 35ecc │ │ │ │ mov r1, r6 │ │ │ │ - vldr d6, [r3, #56] @ 0x38 │ │ │ │ - ldr r3, [pc, #300] @ 35710 │ │ │ │ mov r2, r5 │ │ │ │ - add r3, pc, r3 │ │ │ │ - vmul.f64 d6, d6, d5 │ │ │ │ mov r0, r4 │ │ │ │ - vdiv.f64 d5, d6, d7 │ │ │ │ - vstr d5, [sp] │ │ │ │ - bl 341c4 │ │ │ │ - b 35450 │ │ │ │ + vldr d18, [pc, #192] @ 35e60 │ │ │ │ + add r3, pc, r3 │ │ │ │ + vldr d17, [r3, #56] @ 0x38 │ │ │ │ + ldr r3, [pc, #292] @ 35ed0 │ │ │ │ + vmul.f64 d17, d17, d18 │ │ │ │ + add r3, pc, r3 │ │ │ │ + vdiv.f64 d18, d17, d16 │ │ │ │ + vstr d18, [sp] │ │ │ │ + bl 3486c │ │ │ │ + b 35c00 │ │ │ │ cmp r8, #0 │ │ │ │ addne r6, sp, #16 │ │ │ │ - bne 35304 │ │ │ │ - b 35450 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - ldr r3, [pc, #248] @ 35714 │ │ │ │ + bne 35ab4 │ │ │ │ + b 35c00 │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ + ldr r3, [pc, #248] @ 35ed4 │ │ │ │ mov r2, r5 │ │ │ │ - add r3, pc, r3 │ │ │ │ add r1, sp, #16 │ │ │ │ - vstr d7, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 341c4 │ │ │ │ - b 354a8 │ │ │ │ - sub r2, r5, r2 │ │ │ │ + add r3, pc, r3 │ │ │ │ + vstr d16, [sp] │ │ │ │ + bl 3486c │ │ │ │ + b 35c58 │ │ │ │ + sub r2, r5, r1 │ │ │ │ mov r1, #32 │ │ │ │ - bl 24368 │ │ │ │ - ldr r2, [pc, #208] @ 35718 │ │ │ │ + bl 242a0 │ │ │ │ + ldr r2, [pc, #208] @ 35ed8 │ │ │ │ mov r1, #5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r0, #45 @ 0x2d │ │ │ │ mov r3, r4 │ │ │ │ + mov r0, #45 @ 0x2d │ │ │ │ strb r6, [r4, r5] │ │ │ │ - bl ab6e0 │ │ │ │ - b 354ec │ │ │ │ - ldr r3, [pc, #180] @ 3571c │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 35c9c │ │ │ │ + ldr r3, [pc, #180] @ 35edc │ │ │ │ mov r1, r6 │ │ │ │ - add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 341c4 │ │ │ │ - b 35450 │ │ │ │ - ldr r3, [pc, #156] @ 35720 │ │ │ │ - mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ + bl 3486c │ │ │ │ + b 35c00 │ │ │ │ + ldr r3, [pc, #156] @ 35ee0 │ │ │ │ + mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 341c4 │ │ │ │ - b 35420 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ + add r3, pc, r3 │ │ │ │ + bl 3486c │ │ │ │ + b 35bd0 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ nop {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ subsmi r0, r9, r0 │ │ │ │ - ldrsbteq sl, [r0], -r8 │ │ │ │ - eorseq r9, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eorseq r9, r0, ip, lsl r0 │ │ │ │ - andeq r1, r0, ip, lsr #21 │ │ │ │ - eorseq sl, r0, r4, lsl #27 │ │ │ │ - andseq r3, r9, r0, lsl #3 │ │ │ │ - andseq r3, r9, r4, ror #2 │ │ │ │ - eorseq sl, r0, r0, lsl sp │ │ │ │ - andseq r3, r9, r8, asr #2 │ │ │ │ - andseq r3, r9, ip, lsr #2 │ │ │ │ - mlaseq r0, r0, ip, sl │ │ │ │ - eorseq r3, r1, ip, lsr #9 │ │ │ │ - andseq r3, r9, r8, asr #1 │ │ │ │ - eorseq r3, r1, r0, lsr r4 │ │ │ │ - andseq r3, r9, r0, lsr #1 │ │ │ │ - eorseq sl, r0, r4, ror #23 │ │ │ │ - andseq r3, r9, r8, ror r0 │ │ │ │ - eorseq sl, r0, r8, lsr #23 │ │ │ │ - muleq r0, r8, r5 │ │ │ │ - andseq r3, r9, r4, lsr #32 │ │ │ │ - eorseq r8, r0, ip, asr #27 │ │ │ │ - andseq r2, r9, ip, asr #30 │ │ │ │ - andseq r2, r9, ip, lsl pc │ │ │ │ - andseq lr, fp, r0, lsr #6 │ │ │ │ - eorseq r3, r1, r8, lsl #5 │ │ │ │ - @ instruction: 0x00192ed8 │ │ │ │ - @ instruction: 0x00192ed8 │ │ │ │ - @ instruction: 0x00192ebc │ │ │ │ - andseq r2, r9, r4, ror lr │ │ │ │ - andseq r2, r9, r4, asr #28 │ │ │ │ - ldr r3, [pc, #92] @ 35788 │ │ │ │ - ldr r2, [pc, #92] @ 3578c │ │ │ │ + eorseq r8, r2, r8, lsr #17 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq sl, r2, r4, lsl #12 │ │ │ │ + mlaseq r2, r4, r8, r8 │ │ │ │ + ldrsbteq sl, [r2], -ip │ │ │ │ + muleq r0, r8, sl │ │ │ │ + andseq r4, sl, r8, lsl ip │ │ │ │ + @ instruction: 0x001a4bf8 │ │ │ │ + eorseq sl, r2, r0, ror #10 │ │ │ │ + andseq r4, sl, r0, ror #23 │ │ │ │ + andseq r4, sl, r4, asr #23 │ │ │ │ + ldrsbteq sl, [r2], -r0 │ │ │ │ + ldrsbteq r2, [r3], -ip │ │ │ │ + andseq r4, sl, r4, ror #22 │ │ │ │ + eorseq r2, r3, r4, ror ip │ │ │ │ + andseq r4, sl, r8, asr #22 │ │ │ │ + eorseq sl, r2, r4, lsr r4 │ │ │ │ + andseq r4, sl, ip, lsl #22 │ │ │ │ + ldrshteq sl, [r2], -r8 │ │ │ │ + andeq r1, r0, r4, lsl #11 │ │ │ │ + andseq r4, sl, r0, asr #21 │ │ │ │ + eorseq r8, r2, ip, lsr #12 │ │ │ │ + @ instruction: 0x001a49d0 │ │ │ │ + andseq r4, sl, r4, lsr #19 │ │ │ │ + andseq pc, ip, r8, lsr #27 │ │ │ │ + ldrhteq r2, [r3], -ip │ │ │ │ + andseq r4, sl, r0, ror #18 │ │ │ │ + andseq r4, sl, r0, ror #18 │ │ │ │ + andseq r4, sl, r0, asr #18 │ │ │ │ + @ instruction: 0x001a48fc │ │ │ │ + andseq r4, sl, ip, asr #17 │ │ │ │ + ldr r3, [pc, #104] @ 35f54 │ │ │ │ + ldr r2, [pc, #104] @ 35f58 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - ldr r4, [pc, #56] @ 35790 │ │ │ │ + ldr r4, [pc, #64] @ 35f5c │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 35770 │ │ │ │ - bl a42f4 │ │ │ │ + beq 35f34 │ │ │ │ + bl a998c │ │ │ │ mov r3, #1 │ │ │ │ strh r3, [r4, #88] @ 0x58 │ │ │ │ - bl a4324 │ │ │ │ - ldr r3, [pc, #24] @ 35794 │ │ │ │ + bl a99c8 │ │ │ │ + ldr r3, [pc, #32] @ 35f60 │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r3, #84] @ 0x54 │ │ │ │ str r0, [r3, #92] @ 0x5c │ │ │ │ - pop {r4, pc} │ │ │ │ - mlaseq r0, r4, fp, r8 │ │ │ │ - andeq r1, r0, ip, ror #17 │ │ │ │ - eorseq r3, r1, r4, lsl #2 │ │ │ │ - eorseq r3, r1, r0, ror #1 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + eorseq r8, r2, r4, ror #7 │ │ │ │ + ldrdeq r1, [r0], -r8 │ │ │ │ + eorseq r2, r3, r0, asr #18 │ │ │ │ + eorseq r2, r3, r4, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ vpush {d8} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r6, [pc, #556] @ 359e0 │ │ │ │ - ldr r3, [pc, #556] @ 359e4 │ │ │ │ - add r6, pc, r6 │ │ │ │ + ldr r6, [pc, #572] @ 361c4 │ │ │ │ vmov.f64 d8, d0 │ │ │ │ - add r3, pc, r3 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ mov r4, r0 │ │ │ │ - vldr s1, [r6, #96] @ 0x60 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + ldr r3, [pc, #560] @ 361c8 │ │ │ │ + ldr r5, [pc, #560] @ 361cc │ │ │ │ + add r6, pc, r6 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ + add r3, pc, r3 │ │ │ │ + vldr s1, [r6, #96] @ 0x60 │ │ │ │ str r3, [r6] │ │ │ │ - bl 102648 │ │ │ │ - ldr r5, [pc, #520] @ 359e8 │ │ │ │ add r5, pc, r5 │ │ │ │ + bl 10cb1c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 359d8 │ │ │ │ + beq 361bc │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ mov r3, #8 │ │ │ │ - cmp r0, #0 │ │ │ │ str r3, [r4, #92] @ 0x5c │ │ │ │ - beq 35864 │ │ │ │ - ldr r3, [pc, #488] @ 359ec │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 36038 │ │ │ │ + ldr r3, [pc, #504] @ 361d0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #480] @ 359f0 │ │ │ │ + ldr r3, [pc, #496] @ 361d4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 35980 │ │ │ │ + bne 36164 │ │ │ │ mov r3, #0 │ │ │ │ - str r3, [r4, #88] @ 0x58 │ │ │ │ mov r2, #0 │ │ │ │ + ldr r1, [r4, #56] @ 0x38 │ │ │ │ + str r3, [r4, #88] @ 0x58 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [r4, #104] @ 0x68 │ │ │ │ - ldr r2, [r4, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ - vldr d7, [r2, #16] │ │ │ │ - ldr r1, [r4, #56] @ 0x38 │ │ │ │ + ldr r2, [r4, #52] @ 0x34 │ │ │ │ + vldr d16, [r2, #16] │ │ │ │ mov r2, #1 │ │ │ │ str r3, [r4, #96] @ 0x60 │ │ │ │ - vmov.f64 d0, d7 │ │ │ │ - vstr d7, [r0, #32] │ │ │ │ - bl abb48 │ │ │ │ + vmov.f64 d0, d16 │ │ │ │ + vstr d16, [r0, #32] │ │ │ │ + bl b1a18 │ │ │ │ ldr r1, [r4, #36] @ 0x24 │ │ │ │ - ldr r0, [r4, #44] @ 0x2c │ │ │ │ mov r2, #1 │ │ │ │ - bl ac5ac │ │ │ │ + ldr r0, [r4, #44] @ 0x2c │ │ │ │ + bl b24a0 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 359b4 │ │ │ │ - ldr r3, [pc, #380] @ 359f4 │ │ │ │ - ldr r2, [pc, #380] @ 359f8 │ │ │ │ + beq 36198 │ │ │ │ + ldr r3, [pc, #396] @ 361d8 │ │ │ │ + ldr r2, [pc, #396] @ 361dc │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ ldr r1, [r1, #16] │ │ │ │ + str r2, [r3] │ │ │ │ blx r1 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ - beq 3599c │ │ │ │ - ldr r2, [pc, #344] @ 359fc │ │ │ │ + beq 36180 │ │ │ │ + ldr r2, [pc, #360] @ 361e0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r0, [r2] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 358d0 │ │ │ │ + beq 360a4 │ │ │ │ vldr d0, [r3, #32] │ │ │ │ - ldr r2, [pc, #324] @ 35a00 │ │ │ │ - ldr r3, [pc, #324] @ 35a04 │ │ │ │ + ldr r2, [pc, #340] @ 361e4 │ │ │ │ + ldr r3, [pc, #340] @ 361e8 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ str r2, [r3] │ │ │ │ - bl 171e34 │ │ │ │ - ldr r3, [pc, #304] @ 35a08 │ │ │ │ + bl 180b3c │ │ │ │ + ldr r3, [pc, #320] @ 361ec │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 35954 │ │ │ │ - ldr r3, [pc, #288] @ 35a0c │ │ │ │ + bne 36138 │ │ │ │ + ldr r3, [pc, #304] @ 361f0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 35910 │ │ │ │ + beq 360e4 │ │ │ │ vcmpe.f64 d8, #0.0 │ │ │ │ mov r2, #1 │ │ │ │ strh r2, [r3, #88] @ 0x58 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ movpl r2, #0 │ │ │ │ strh r2, [r3, #100] @ 0x64 │ │ │ │ - ldr r3, [pc, #248] @ 35a10 │ │ │ │ - mov r2, #0 │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r3, [pc, #264] @ 361f4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ - str r2, [r3, #104] @ 0x68 │ │ │ │ mov r2, #0 │ │ │ │ - ldr ip, [pc, #224] @ 35a14 │ │ │ │ + mov lr, #0 │ │ │ │ + movw ip, #52429 @ 0xcccd │ │ │ │ + movt ip, #15820 @ 0x3dcc │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r2, [r3] │ │ │ │ strd r0, [r3, #56] @ 0x38 │ │ │ │ - strd r0, [r3, #72] @ 0x48 │ │ │ │ strd r0, [r3, #64] @ 0x40 │ │ │ │ + strd r0, [r3, #72] @ 0x48 │ │ │ │ mov r0, r2 │ │ │ │ - str ip, [r3, #108] @ 0x6c │ │ │ │ str r2, [r3, #12] │ │ │ │ - str r2, [r3] │ │ │ │ + str lr, [r3, #104] @ 0x68 │ │ │ │ + str ip, [r3, #108] @ 0x6c │ │ │ │ vpop {d8} │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 358e4 │ │ │ │ + beq 360b8 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ cmp r3, #0 │ │ │ │ - beq 358e4 │ │ │ │ + beq 360b8 │ │ │ │ ldr r0, [r3, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 358e4 │ │ │ │ - bl 22250 │ │ │ │ - b 358e4 │ │ │ │ + beq 360b8 │ │ │ │ + bl 221ac │ │ │ │ + b 360b8 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ mov r1, #0 │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ mov r0, #3 │ │ │ │ + ldr r3, [r3, #12] │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ - b 3581c │ │ │ │ + b 35ff0 │ │ │ │ ldr r2, [r4, #40] @ 0x28 │ │ │ │ + mov r0, r3 │ │ │ │ ldr r1, [r4, #56] @ 0x38 │ │ │ │ vldr d0, [r2, #32] │ │ │ │ - mov r0, r3 │ │ │ │ mov r2, #1 │ │ │ │ - bl abb48 │ │ │ │ - ldr r3, [pc, #64] @ 359fc │ │ │ │ + bl b1a18 │ │ │ │ + ldr r3, [pc, #64] @ 361e0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 358d0 │ │ │ │ + beq 360a4 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ - beq 358d0 │ │ │ │ - b 358b0 │ │ │ │ + beq 360a4 │ │ │ │ + b 36084 │ │ │ │ mvn r0, #0 │ │ │ │ - b 3594c │ │ │ │ - eorseq r3, r1, r4, lsr #1 │ │ │ │ - andseq r2, r9, ip, asr #26 │ │ │ │ - eorseq r8, r0, r4, ror #21 │ │ │ │ - andseq r2, r9, r0, lsl sp │ │ │ │ - muleq r0, ip, ip │ │ │ │ - ldrsbteq r2, [r1], -ip │ │ │ │ - andseq r2, r9, r4, lsr #25 │ │ │ │ - andeq r1, r0, r4, lsr #23 │ │ │ │ - andseq r2, r9, ip, ror ip │ │ │ │ - mlaseq r1, r8, pc, r2 @ │ │ │ │ - andeq r1, r0, ip, ror #16 │ │ │ │ - eorseq r2, r1, r0, ror pc │ │ │ │ - eorseq r2, r1, r0, asr #30 │ │ │ │ - stclcc 12, cr12, [ip, #820] @ 0x334 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ + b 36124 │ │ │ │ + eorseq r2, r3, r0, asr #17 │ │ │ │ + @ instruction: 0x001a47b8 │ │ │ │ + eorseq r8, r2, r4, lsr #6 │ │ │ │ + andseq r4, sl, ip, lsl #15 │ │ │ │ + andeq r1, r0, r8, lsl #25 │ │ │ │ + eorseq r2, r3, r8, lsl #16 │ │ │ │ + andseq r4, sl, r0, lsr #14 │ │ │ │ + muleq r0, r0, fp │ │ │ │ + @ instruction: 0x001a46f4 │ │ │ │ + eorseq r2, r3, r0, asr #15 │ │ │ │ + andeq r1, r0, r8, asr r8 │ │ │ │ + mlaseq r3, ip, r7, r2 │ │ │ │ + eorseq r2, r3, r8, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ + strd r4, [sp, #-28]! @ 0xffffffe4 │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + str lr, [sp, #24] │ │ │ │ vpush {d8} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ - ldr r4, [pc, #412] @ 35bd0 │ │ │ │ + ldr r4, [pc, #444] @ 363dc │ │ │ │ subs r5, r0, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ - beq 35a54 │ │ │ │ - ldr r3, [pc, #396] @ 35bd4 │ │ │ │ + beq 36240 │ │ │ │ + ldr r3, [pc, #428] @ 363e0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #132] @ 0x84 │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ - ble 35a60 │ │ │ │ + ble 3625c │ │ │ │ add sp, sp, #12 │ │ │ │ vpop {d8} │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldr r3, [pc, #368] @ 35bd8 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + add sp, sp, #24 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r3, [pc, #384] @ 363e4 │ │ │ │ vmov.f32 s16, s0 │ │ │ │ + mov r6, r1 │ │ │ │ ldr r9, [r4, r3] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - mov r6, r1 │ │ │ │ - bl 16d0d0 │ │ │ │ - ldr r3, [pc, #344] @ 35bdc │ │ │ │ + bl 17ba60 │ │ │ │ + ldr r3, [pc, #360] @ 363e8 │ │ │ │ + mov r7, r0 │ │ │ │ ldr r8, [r4, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ - mov r7, r0 │ │ │ │ - beq 35ae0 │ │ │ │ - ldr r3, [pc, #324] @ 35be0 │ │ │ │ + beq 362e0 │ │ │ │ + ldr r3, [pc, #340] @ 363ec │ │ │ │ ldr r2, [r9] │ │ │ │ ldr r9, [r4, r3] │ │ │ │ cmp r2, #0 │ │ │ │ ldr r0, [r9] │ │ │ │ - beq 35bc0 │ │ │ │ + beq 363cc │ │ │ │ mov r1, r5 │ │ │ │ - bl 193e28 │ │ │ │ + bl 1a4278 │ │ │ │ ldr r3, [r8] │ │ │ │ + mov ip, r0 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 35ad8 │ │ │ │ + beq 362d8 │ │ │ │ subs r3, r7, #0 │ │ │ │ movne r3, #1 │ │ │ │ cmp r0, #0 │ │ │ │ movne r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 35b24 │ │ │ │ - mov r3, r0 │ │ │ │ - b 35ae4 │ │ │ │ - mov r0, r3 │ │ │ │ + bne 36334 │ │ │ │ + mov r3, ip │ │ │ │ + b 362e4 │ │ │ │ + mov ip, r3 │ │ │ │ orrs r3, r7, r3 │ │ │ │ - bne 35b34 │ │ │ │ + bne 36348 │ │ │ │ cmp r6, #0 │ │ │ │ mov r0, r5 │ │ │ │ moveq r4, #1 │ │ │ │ movne r4, #2 │ │ │ │ - bl aae84 │ │ │ │ - ldr r2, [pc, #220] @ 35be4 │ │ │ │ - mov r1, r4 │ │ │ │ - add r2, pc, r2 │ │ │ │ + bl b0ca0 │ │ │ │ + ldr r2, [pc, #232] @ 363f0 │ │ │ │ mov r3, r0 │ │ │ │ + mov r1, r4 │ │ │ │ mov r0, #1 │ │ │ │ + add r2, pc, r2 │ │ │ │ add sp, sp, #12 │ │ │ │ vpop {d8} │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b ab6e0 │ │ │ │ - vcvt.f64.f32 d0, s16 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldr lr, [sp, #24] │ │ │ │ + add sp, sp, #28 │ │ │ │ + b b155c │ │ │ │ ldr r0, [r9] │ │ │ │ + vcvt.f64.f32 d0, s16 │ │ │ │ mov r1, r7 │ │ │ │ - bl 193d3c │ │ │ │ - ldr r4, [pc, #172] @ 35be8 │ │ │ │ - ldr r2, [pc, #172] @ 35bec │ │ │ │ + bl 1a4158 │ │ │ │ + mov ip, r0 │ │ │ │ + ldr r4, [pc, #164] @ 363f4 │ │ │ │ + mov r1, #4 │ │ │ │ + mov r0, #41 @ 0x29 │ │ │ │ + ldr r2, [pc, #156] @ 363f8 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, #132] @ 0x84 │ │ │ │ add r2, pc, r2 │ │ │ │ - add r1, r4, r3, lsl #2 │ │ │ │ - str r0, [r1, #148] @ 0x94 │ │ │ │ - str r7, [r1, #660] @ 0x294 │ │ │ │ - mov r0, #41 @ 0x29 │ │ │ │ - mov r1, #4 │ │ │ │ - bl ab6e0 │ │ │ │ + add lr, r4, r3, lsl #2 │ │ │ │ + str ip, [lr, #148] @ 0x94 │ │ │ │ + str r7, [lr, #660] @ 0x294 │ │ │ │ + bl b155c │ │ │ │ mov r0, r5 │ │ │ │ - bl aae84 │ │ │ │ - ldr r2, [pc, #128] @ 35bf0 │ │ │ │ - mov r1, #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ + bl b0ca0 │ │ │ │ + ldr r2, [pc, #120] @ 363fc │ │ │ │ mov r3, r0 │ │ │ │ + mov r1, #4 │ │ │ │ mov r0, #41 @ 0x29 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ ldr r3, [r4, #132] @ 0x84 │ │ │ │ mov r0, r5 │ │ │ │ add r5, r3, #1 │ │ │ │ str r5, [r4, #132] @ 0x84 │ │ │ │ - bl aae84 │ │ │ │ - ldr r2, [pc, #88] @ 35bf4 │ │ │ │ - mov r1, #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ + bl b0ca0 │ │ │ │ + ldr r2, [pc, #80] @ 36400 │ │ │ │ mov ip, r0 │ │ │ │ - str ip, [sp] │ │ │ │ + mov r3, r5 │ │ │ │ + mov r1, #4 │ │ │ │ mov r0, #1 │ │ │ │ - bl ab6e0 │ │ │ │ - add sp, sp, #12 │ │ │ │ - vpop {d8} │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldr r3, [pc, #48] @ 35bf8 │ │ │ │ + str ip, [sp] │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 36240 │ │ │ │ + ldr r3, [pc, #48] @ 36404 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ - b 35aac │ │ │ │ - eorseq r8, r0, r8, lsl #17 │ │ │ │ - ldrshteq sl, [r0], -r4 │ │ │ │ - andeq r1, r0, r0, lsr #14 │ │ │ │ - andeq r1, r0, ip, ror #16 │ │ │ │ - andeq r1, r0, r8, ror #17 │ │ │ │ - andseq r2, r9, r4, asr #10 │ │ │ │ - ldrshteq sl, [r0], -ip │ │ │ │ - andseq r2, r9, r8, lsl #20 │ │ │ │ - @ instruction: 0x001929f0 │ │ │ │ - andseq r2, r9, r0, ror #19 │ │ │ │ - andeq r1, r0, r0, asr #11 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + b 362a8 │ │ │ │ + eorseq r8, r2, ip, lsr #1 │ │ │ │ + eorseq r9, r2, r8, lsl #28 │ │ │ │ + andeq r1, r0, ip, lsl #14 │ │ │ │ + andeq r1, r0, r8, asr r8 │ │ │ │ + ldrdeq r1, [r0], -r4 │ │ │ │ + andseq r3, sl, ip, lsl #31 │ │ │ │ + eorseq r9, r2, r0, ror #25 │ │ │ │ + andseq r4, sl, ip, lsr r4 │ │ │ │ + andseq r4, sl, r4, lsr #8 │ │ │ │ + andseq r4, sl, ip, lsl #8 │ │ │ │ + andeq r1, r0, ip, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ vpush {d8-d9} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ - ldr r1, [pc, #1528] @ 36210 │ │ │ │ - ldr r2, [pc, #1528] @ 36214 │ │ │ │ + ldr r1, [pc, #1576] @ 36a58 │ │ │ │ + sub sp, sp, #64 @ 0x40 │ │ │ │ + ldr r2, [pc, #1572] @ 36a5c │ │ │ │ + ldr r4, [pc, #1572] @ 36a60 │ │ │ │ add r1, pc, r1 │ │ │ │ + ldr r3, [pc, #1568] @ 36a64 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ - ldr r4, [pc, #1520] @ 36218 │ │ │ │ - sub sp, sp, #64 @ 0x40 │ │ │ │ - ldr r3, [pc, #1516] @ 3621c │ │ │ │ - ldr r6, [pc, #1516] @ 36220 │ │ │ │ + add r4, pc, r4 │ │ │ │ + ldr r6, [pc, #1560] @ 36a68 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ mov r2, #0 │ │ │ │ - add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r6, pc, r6 │ │ │ │ add r2, r6, #112 @ 0x70 │ │ │ │ str r2, [r3] │ │ │ │ - bl 15a0b4 │ │ │ │ + bl 167d30 │ │ │ │ ldr r3, [r6, #240] @ 0xf0 │ │ │ │ - cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ - beq 35c74 │ │ │ │ - ldr r2, [pc, #1464] @ 36224 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 36490 │ │ │ │ sub r3, r3, r0 │ │ │ │ + mov r2, #20736 @ 0x5100 │ │ │ │ + movt r2, #549 @ 0x225 │ │ │ │ cmp r3, r2 │ │ │ │ - bhi 35f0c │ │ │ │ - ldr r3, [pc, #1452] @ 36228 │ │ │ │ + bhi 36758 │ │ │ │ + ldr r3, [pc, #1492] @ 36a6c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r6, [r3, #244] @ 0xf4 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 35c94 │ │ │ │ + beq 364b0 │ │ │ │ cmp r5, r6 │ │ │ │ subcs r6, r5, r6 │ │ │ │ movcc r6, #0 │ │ │ │ - ldr r3, [pc, #1424] @ 3622c │ │ │ │ + ldr r3, [pc, #1464] @ 36a70 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3, #248] @ 0xf8 │ │ │ │ str r5, [r3, #244] @ 0xf4 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 35d0c │ │ │ │ - ldr r7, [pc, #1404] @ 36230 │ │ │ │ + beq 36528 │ │ │ │ + ldr r7, [pc, #1444] @ 36a74 │ │ │ │ mov r8, #0 │ │ │ │ - add r7, pc, r7 │ │ │ │ mov r5, r8 │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r2, [r4, #136] @ 0x88 │ │ │ │ - ldr r3, [r7, #1236] @ 0x4d4 │ │ │ │ mov r0, r4 │ │ │ │ + ldr r3, [r7, #1236] @ 0x4d4 │ │ │ │ + ldr r4, [r4] │ │ │ │ cmp r2, r3 │ │ │ │ movle r1, #0 │ │ │ │ andgt r1, r5, #1 │ │ │ │ cmp r1, #0 │ │ │ │ - ldr r4, [r4] │ │ │ │ - bne 35cfc │ │ │ │ + bne 36518 │ │ │ │ ldr r1, [r0, #140] @ 0x8c │ │ │ │ cmp r1, #0 │ │ │ │ - bne 35db0 │ │ │ │ + bne 365cc │ │ │ │ mov r1, #1 │ │ │ │ cmp r2, r3 │ │ │ │ str r1, [r0, #140] @ 0x8c │ │ │ │ - ble 35dcc │ │ │ │ + ble 365e8 │ │ │ │ mov r8, r0 │ │ │ │ mov r5, #1 │ │ │ │ cmp r4, #0 │ │ │ │ - bne 35cbc │ │ │ │ - ldr r4, [pc, #1312] @ 36234 │ │ │ │ + bne 364d8 │ │ │ │ + ldr r4, [pc, #1352] @ 36a78 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ - beq 35e40 │ │ │ │ + beq 3666c │ │ │ │ ldr r3, [r4, #1236] @ 0x4d4 │ │ │ │ cmp r3, #1 │ │ │ │ - bgt 35f48 │ │ │ │ - ldr r3, [pc, #1284] @ 36238 │ │ │ │ + bgt 36794 │ │ │ │ + ldr r3, [pc, #1324] @ 36a7c │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ strb r2, [r3, #256] @ 0x100 │ │ │ │ - ldr r2, [pc, #1272] @ 3623c │ │ │ │ - ldr r0, [pc, #1272] @ 36240 │ │ │ │ + ldr r2, [pc, #1312] @ 36a80 │ │ │ │ + ldr r0, [pc, #1312] @ 36a84 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2] │ │ │ │ add r0, pc, r0 │ │ │ │ - cmp r3, #0 │ │ │ │ add r5, r0, #256 @ 0x100 │ │ │ │ add r4, r0, #112 @ 0x70 │ │ │ │ - subne r3, r3, #1 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ + cmp r3, #0 │ │ │ │ + subne r3, r3, #1 │ │ │ │ strne r3, [r2] │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - beq 35df0 │ │ │ │ + beq 3660c │ │ │ │ mov r2, #63 @ 0x3f │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 23d68 │ │ │ │ - ldr r2, [pc, #1204] @ 36244 │ │ │ │ - ldr r3, [pc, #1152] @ 36214 │ │ │ │ + bl 23ca0 │ │ │ │ + ldr r2, [pc, #1244] @ 36a88 │ │ │ │ + ldr r3, [pc, #1196] @ 36a5c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - beq 35ef8 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ + beq 36734 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [r0, #144] @ 0x90 │ │ │ │ cmp r1, r6 │ │ │ │ - bls 35e20 │ │ │ │ + bls 3664c │ │ │ │ sub r1, r1, r6 │ │ │ │ cmp r2, r3 │ │ │ │ str r1, [r0, #144] @ 0x90 │ │ │ │ - bgt 35cfc │ │ │ │ - ldr r5, [pc, #1140] @ 36248 │ │ │ │ + bgt 36518 │ │ │ │ + ldr r5, [pc, #1180] @ 36a8c │ │ │ │ add r4, r0, #4 │ │ │ │ + mov r1, r4 │ │ │ │ add r5, pc, r5 │ │ │ │ add r5, r5, #112 @ 0x70 │ │ │ │ - mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - bne 35eb0 │ │ │ │ - ldr r2, [pc, #1108] @ 3624c │ │ │ │ - ldr r3, [pc, #1048] @ 36214 │ │ │ │ + bne 366ec │ │ │ │ + ldr r2, [pc, #1148] @ 36a90 │ │ │ │ + ldr r3, [pc, #1092] @ 36a5c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 35dac │ │ │ │ + bne 365c8 │ │ │ │ add sp, sp, #64 @ 0x40 │ │ │ │ vpop {d8-d9} │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - bl 24c8c │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + bl 24bb8 │ │ │ │ cmp r8, #0 │ │ │ │ strne r4, [r8] │ │ │ │ - bne 35d04 │ │ │ │ - ldr r3, [pc, #1048] @ 36250 │ │ │ │ + bne 36520 │ │ │ │ + ldr r3, [pc, #1072] @ 36a94 │ │ │ │ add r3, pc, r3 │ │ │ │ str r4, [r3, #248] @ 0xf8 │ │ │ │ - b 35d04 │ │ │ │ + b 36520 │ │ │ │ ldr r2, [r4, #1240] @ 0x4d8 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 35df0 │ │ │ │ - ldr r2, [pc, #1024] @ 36254 │ │ │ │ + beq 3660c │ │ │ │ + ldr r2, [pc, #1048] @ 36a98 │ │ │ │ add r2, pc, r2 │ │ │ │ ldrb r1, [r2, #112] @ 0x70 │ │ │ │ cmp r1, #0 │ │ │ │ - beq 35df0 │ │ │ │ + beq 3660c │ │ │ │ strb r3, [r2, #112] @ 0x70 │ │ │ │ - ldr r2, [pc, #1004] @ 36258 │ │ │ │ - ldr r3, [pc, #932] @ 36214 │ │ │ │ + ldr r2, [pc, #1028] @ 36a9c │ │ │ │ + ldr r3, [pc, #960] @ 36a5c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 35dac │ │ │ │ - ldr r3, [pc, #972] @ 3625c │ │ │ │ - ldr r1, [pc, #972] @ 36260 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r1, pc, r1 │ │ │ │ + bne 365c8 │ │ │ │ + ldr r3, [pc, #996] @ 36aa0 │ │ │ │ mov r0, #1 │ │ │ │ + ldr r1, [pc, #992] @ 36aa4 │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ + add r1, pc, r1 │ │ │ │ add sp, sp, #64 @ 0x40 │ │ │ │ vpop {d8-d9} │ │ │ │ - pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 232c4 <__printf_chk@plt> │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + ldr lr, [sp, #20] │ │ │ │ + add sp, sp, #24 │ │ │ │ + b 23208 <__printf_chk@plt> │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 23d68 │ │ │ │ - ldr r3, [pc, #924] @ 36264 │ │ │ │ + bl 23ca0 │ │ │ │ + ldr r3, [pc, #932] @ 36aa8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ cmp r2, #0 │ │ │ │ - beq 36044 │ │ │ │ - ldr r2, [pc, #908] @ 36268 │ │ │ │ - ldr r3, [pc, #820] @ 36214 │ │ │ │ + beq 36898 │ │ │ │ + ldr r2, [pc, #916] @ 36aac │ │ │ │ + ldr r3, [pc, #832] @ 36a5c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 35dac │ │ │ │ + bne 365c8 │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #64 @ 0x40 │ │ │ │ vpop {d8-d9} │ │ │ │ - pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 1673e4 │ │ │ │ - ldr r3, [pc, #856] @ 3626c │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + ldr lr, [sp, #20] │ │ │ │ + add sp, sp, #24 │ │ │ │ + b 1758c8 │ │ │ │ + ldr r3, [pc, #848] @ 36ab0 │ │ │ │ mov r2, #0 │ │ │ │ + mov r0, #3 │ │ │ │ str r2, [r6, #240] @ 0xf0 │ │ │ │ - ldr r3, [r4, r3] │ │ │ │ mvn r2, #0 │ │ │ │ - mov r0, #3 │ │ │ │ + ldr r3, [r4, r3] │ │ │ │ str r2, [r3] │ │ │ │ - bl 1673e4 │ │ │ │ - ldr r3, [pc, #828] @ 36270 │ │ │ │ + bl 1758c8 │ │ │ │ + ldr r3, [pc, #820] @ 36ab4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #2 │ │ │ │ movne r2, #1 │ │ │ │ strne r2, [r3, #4] │ │ │ │ - b 35c74 │ │ │ │ + b 36490 │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ - bl 102b28 │ │ │ │ + bl 10d04c │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ vmov.f64 d9, d0 │ │ │ │ - bl 102c9c │ │ │ │ + bl 10d1c4 │ │ │ │ ldr r3, [r4] │ │ │ │ - cmp r3, #0 │ │ │ │ vcvt.s32.f64 s15, d0 │ │ │ │ vmov.f64 d8, d0 │ │ │ │ + cmp r3, #0 │ │ │ │ vmov r5, s15 │ │ │ │ - bne 36108 │ │ │ │ + bne 3694c │ │ │ │ mov r3, #0 │ │ │ │ add r6, sp, #48 @ 0x30 │ │ │ │ strb r3, [sp, #48] @ 0x30 │ │ │ │ - ldr r3, [pc, #748] @ 36274 │ │ │ │ + ldr r3, [pc, #740] @ 36ab8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #252] @ 0xfc │ │ │ │ cmp r2, #1 │ │ │ │ - beq 36144 │ │ │ │ + beq 36988 │ │ │ │ cmp r2, #2 │ │ │ │ movne r3, #0 │ │ │ │ addne r4, sp, #44 @ 0x2c │ │ │ │ strbne r3, [sp, #44] @ 0x2c │ │ │ │ - beq 361a4 │ │ │ │ - ldr r3, [pc, #712] @ 36278 │ │ │ │ - ldr r0, [pc, #712] @ 3627c │ │ │ │ + beq 369e8 │ │ │ │ + ldr r3, [pc, #704] @ 36abc │ │ │ │ + movw r1, #34953 @ 0x8889 │ │ │ │ + movt r1, #34952 @ 0x8888 │ │ │ │ + movw ip, #46021 @ 0xb3c5 │ │ │ │ + movt ip, #37282 @ 0x91a2 │ │ │ │ + asr r0, r5, #31 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr ip, [r3, #4] │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ ldr r3, [r3, #1236] @ 0x4d4 │ │ │ │ - asr r1, r5, #31 │ │ │ │ + str r7, [sp, #4] │ │ │ │ + str r4, [sp, #20] │ │ │ │ cmp r3, #3 │ │ │ │ - smull r2, r3, r0, r5 │ │ │ │ - ldr lr, [pc, #688] @ 36280 │ │ │ │ + smull r2, r3, r1, r5 │ │ │ │ + smull lr, r2, ip, r5 │ │ │ │ add r3, r3, r5 │ │ │ │ - rsb r3, r1, r3, asr #5 │ │ │ │ - smull r2, r7, r0, r3 │ │ │ │ + rsb r3, r0, r3, asr #5 │ │ │ │ + add r2, r2, r5 │ │ │ │ + rsb r0, r0, r2, asr #11 │ │ │ │ + smull r2, lr, r1, r3 │ │ │ │ asr r2, r3, #31 │ │ │ │ - add r7, r7, r3 │ │ │ │ - rsb r2, r2, r7, asr #5 │ │ │ │ - smull r8, r7, lr, r5 │ │ │ │ + str r0, [sp, #8] │ │ │ │ + add lr, lr, r3 │ │ │ │ + rsb r2, r2, lr, asr #5 │ │ │ │ rsb r2, r2, r2, lsl #4 │ │ │ │ sub r2, r3, r2, lsl #2 │ │ │ │ rsb r3, r3, r3, lsl #4 │ │ │ │ sub r3, r5, r3, lsl #2 │ │ │ │ - add r5, r7, r5 │ │ │ │ - rsb r1, r1, r5, asr #11 │ │ │ │ - beq 36078 │ │ │ │ - ldr r0, [pc, #632] @ 36284 │ │ │ │ strd r2, [sp, #12] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [sp] │ │ │ │ - ldr r0, [pc, #620] @ 36288 │ │ │ │ - str r1, [sp, #8] │ │ │ │ - add r0, pc, r0 │ │ │ │ + beq 368cc │ │ │ │ + ldr r0, [pc, #592] @ 36ac0 │ │ │ │ mov r3, #128 @ 0x80 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #63 @ 0x3f │ │ │ │ str r6, [sp, #24] │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str ip, [sp, #4] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [sp] │ │ │ │ + ldr r0, [pc, #568] @ 36ac4 │ │ │ │ + add r0, pc, r0 │ │ │ │ add r0, r0, #256 @ 0x100 │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ - b 35d3c │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ + b 36558 │ │ │ │ ldr r3, [r3, #1240] @ 0x4d8 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 35df0 │ │ │ │ - ldr r3, [pc, #564] @ 3628c │ │ │ │ - ldr r2, [pc, #564] @ 36290 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r3, [r3, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ + beq 3660c │ │ │ │ + ldr r3, [pc, #540] @ 36ac8 │ │ │ │ mov r1, #5 │ │ │ │ mov r0, #1 │ │ │ │ str r4, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ - b 35df0 │ │ │ │ + ldr r2, [pc, #528] @ 36acc │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r3, [r3, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 3660c │ │ │ │ vcvt.s32.f64 s15, d9 │ │ │ │ - str r4, [sp, #20] │ │ │ │ - ldr r4, [pc, #524] @ 36294 │ │ │ │ - str ip, [sp, #4] │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [sp] │ │ │ │ - vmov r4, s15 │ │ │ │ - str r1, [sp, #8] │ │ │ │ - smull ip, r1, lr, r4 │ │ │ │ - smull lr, ip, r0, r4 │ │ │ │ - asr lr, r4, #31 │ │ │ │ - add ip, ip, r4 │ │ │ │ - rsb ip, lr, ip, asr #5 │ │ │ │ - add r1, r1, r4 │ │ │ │ - rsb lr, lr, r1, asr #11 │ │ │ │ - smull r0, r1, r0, ip │ │ │ │ - asr r0, ip, #31 │ │ │ │ - add r1, r1, ip │ │ │ │ - rsb r1, r0, r1, asr #5 │ │ │ │ - rsb r1, r1, r1, lsl #4 │ │ │ │ - sub r1, ip, r1, lsl #2 │ │ │ │ - rsb ip, ip, ip, lsl #4 │ │ │ │ - sub r0, r4, ip, lsl #2 │ │ │ │ - str r0, [sp, #32] │ │ │ │ - ldr r0, [pc, #440] @ 36298 │ │ │ │ - strd r2, [sp, #12] │ │ │ │ + ldr r0, [pc, #504] @ 36ad0 │ │ │ │ + str r6, [sp, #36] @ 0x24 │ │ │ │ add r0, pc, r0 │ │ │ │ - str r1, [sp, #28] │ │ │ │ + vmov lr, s15 │ │ │ │ + add r0, r0, #256 @ 0x100 │ │ │ │ + smull r3, r2, r1, lr │ │ │ │ + smull ip, r3, ip, lr │ │ │ │ + add ip, r2, lr │ │ │ │ + asr r2, lr, #31 │ │ │ │ + add r3, r3, lr │ │ │ │ + rsb ip, r2, ip, asr #5 │ │ │ │ + rsb r3, r2, r3, asr #11 │ │ │ │ + smull r1, r2, r1, ip │ │ │ │ + asr r1, ip, #31 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + ldr r3, [pc, #448] @ 36ad4 │ │ │ │ + add r2, r2, ip │ │ │ │ + rsb r2, r1, r2, asr #5 │ │ │ │ + mov r1, #63 @ 0x3f │ │ │ │ + rsb r2, r2, r2, lsl #4 │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub r2, ip, r2, lsl #2 │ │ │ │ + rsb ip, ip, ip, lsl #4 │ │ │ │ + str r3, [sp] │ │ │ │ mov r3, #128 @ 0x80 │ │ │ │ + sub lr, lr, ip, lsl #2 │ │ │ │ + str r2, [sp, #28] │ │ │ │ mov r2, #1 │ │ │ │ - mov r1, #63 @ 0x3f │ │ │ │ - str r6, [sp, #36] @ 0x24 │ │ │ │ - str lr, [sp, #24] │ │ │ │ - add r0, r0, #256 @ 0x100 │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ - b 35d3c │ │ │ │ + str lr, [sp, #32] │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ + b 36558 │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ - bl 102d18 │ │ │ │ + bl 10d238 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 35f74 │ │ │ │ - ldr r2, [pc, #380] @ 3629c │ │ │ │ + blt 367c0 │ │ │ │ + ldr r2, [pc, #372] @ 36ad8 │ │ │ │ add r6, sp, #48 @ 0x30 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r0, [sp, #4] │ │ │ │ - str r2, [sp] │ │ │ │ mov r3, #10 │ │ │ │ - mov r2, #1 │ │ │ │ mov r1, #9 │ │ │ │ + str r0, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ - b 35f80 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [sp] │ │ │ │ + mov r2, #1 │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ + b 367cc │ │ │ │ vmov s15, r5 │ │ │ │ - ldr lr, [pc, #336] @ 362a0 │ │ │ │ - vldr d6, [pc, #172] @ 36200 │ │ │ │ - vcvt.f64.s32 d7, s15 │ │ │ │ - ldr r3, [pc, #328] @ 362a4 │ │ │ │ + movw r0, #34079 @ 0x851f │ │ │ │ + movt r0, #20971 @ 0x51eb │ │ │ │ + vldr d17, [pc, #172] @ 36a48 │ │ │ │ + mov lr, #100 @ 0x64 │ │ │ │ add r4, sp, #44 @ 0x2c │ │ │ │ + ldr r3, [pc, #308] @ 36adc │ │ │ │ add r3, pc, r3 │ │ │ │ + vcvt.f64.s32 d16, s15 │ │ │ │ str r3, [sp] │ │ │ │ - vsub.f64 d7, d8, d7 │ │ │ │ mov r3, #4 │ │ │ │ + vsub.f64 d16, d8, d16 │ │ │ │ + vmul.f64 d16, d16, d17 │ │ │ │ + vcvt.s32.f64 s15, d16 │ │ │ │ + vmov r1, s15 │ │ │ │ + smull ip, r0, r0, r1 │ │ │ │ + asr ip, r1, #31 │ │ │ │ + rsb r0, ip, r0, asr #5 │ │ │ │ + mls r1, lr, r0, r1 │ │ │ │ + mov r0, r4 │ │ │ │ + str r1, [sp, #4] │ │ │ │ mov r1, r3 │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ + b 367f4 │ │ │ │ + ldr r3, [pc, #240] @ 36ae0 │ │ │ │ + add r4, sp, #44 @ 0x2c │ │ │ │ + vmov s15, r5 │ │ │ │ mov r0, r4 │ │ │ │ - vmul.f64 d7, d7, d6 │ │ │ │ - vcvt.s32.f64 s15, d7 │ │ │ │ - vmov ip, s15 │ │ │ │ - smull lr, r7, lr, ip │ │ │ │ - asr lr, ip, #31 │ │ │ │ - rsb lr, lr, r7, asr #5 │ │ │ │ - add lr, lr, lr, lsl #2 │ │ │ │ - add lr, lr, lr, lsl #2 │ │ │ │ - sub ip, ip, lr, lsl #2 │ │ │ │ - str ip, [sp, #4] │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ - b 35fa8 │ │ │ │ - ldr r3, [pc, #252] @ 362a8 │ │ │ │ - vmov s13, r5 │ │ │ │ + vldr d16, [pc, #80] @ 36a50 │ │ │ │ + ldr r2, [pc, #224] @ 36ae4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r3, #44] @ 0x2c │ │ │ │ - vcvt.f64.s32 d5, s13 │ │ │ │ - add r1, r1, #1120 @ 0x460 │ │ │ │ - vldr s12, [r1, #12] │ │ │ │ - ldr r3, [pc, #228] @ 362ac │ │ │ │ - vldr d7, [pc, #60] @ 36208 │ │ │ │ - vcvt.f64.f32 d6, s12 │ │ │ │ - vsub.f64 d8, d8, d5 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r4, sp, #44 @ 0x2c │ │ │ │ - str r3, [sp] │ │ │ │ - vmla.f64 d7, d8, d6 │ │ │ │ mov r3, #4 │ │ │ │ - mov r2, #1 │ │ │ │ + add r2, pc, r2 │ │ │ │ + vcvt.f64.s32 d17, s15 │ │ │ │ + add r1, r1, #1120 @ 0x460 │ │ │ │ + vldr s15, [r1, #12] │ │ │ │ mov r1, r3 │ │ │ │ - mov r0, r4 │ │ │ │ - vcvt.s32.f64 s14, d7 │ │ │ │ - vstr s14, [sp, #4] │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ - b 35fa8 │ │ │ │ + str r2, [sp] │ │ │ │ + mov r2, #1 │ │ │ │ + vsub.f64 d8, d8, d17 │ │ │ │ + vcvt.f64.f32 d17, s15 │ │ │ │ + vmla.f64 d16, d8, d17 │ │ │ │ + vcvt.s32.f64 s15, d16 │ │ │ │ + vstr s15, [sp, #4] │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ + b 367f4 │ │ │ │ + nop {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ subsmi r0, r9, r0 │ │ │ │ ldmibls r9, {r1, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ svccc 0x00c99999 │ │ │ │ - eorseq r8, r0, r8, lsr #13 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eorseq r8, r0, r4, lsl #13 │ │ │ │ - strdeq r1, [r0], -ip │ │ │ │ - eorseq r2, r1, r4, lsl ip │ │ │ │ - eoreq r5, r5, #0, 2 │ │ │ │ - eorseq r2, r1, r0, ror #23 │ │ │ │ - eorseq r2, r1, r0, asr #23 │ │ │ │ - eorseq sl, r0, r4, lsl #7 │ │ │ │ - eorseq sl, r0, r8, lsr #6 │ │ │ │ - eorseq r2, r1, r4, lsr #22 │ │ │ │ - ldrshteq sl, [r0], -r4 │ │ │ │ - eorseq r2, r1, ip, lsl #22 │ │ │ │ - eorseq r8, r0, r0, lsr r5 │ │ │ │ - eorseq r2, r1, r4, lsl #21 │ │ │ │ - eorseq r8, r0, r8, asr #9 │ │ │ │ - eorseq r2, r1, r4, lsr #20 │ │ │ │ - eorseq r2, r1, r8, lsl #20 │ │ │ │ - eorseq r8, r0, r4, asr r4 │ │ │ │ - eorseq sl, r0, r4, ror #13 │ │ │ │ - andseq r6, ip, r0, lsl sl │ │ │ │ - eorseq sl, r0, r4, ror r1 │ │ │ │ - eorseq r8, r0, r4, ror #7 │ │ │ │ - andeq r1, r0, ip, ror #21 │ │ │ │ - eorseq sl, r0, r8, lsl #2 │ │ │ │ - ldrsbteq r2, [r1], -r4 │ │ │ │ - eorseq sl, r0, r8, lsl #1 │ │ │ │ - stmhi r8, {r0, r3, r7, fp, pc} │ │ │ │ - @ instruction: 0x91a2b3c5 │ │ │ │ - andseq r2, r9, ip, asr #11 │ │ │ │ - eorseq r2, r1, ip, lsr r8 │ │ │ │ - eorseq sl, r0, ip, lsl r5 │ │ │ │ - andseq lr, ip, r4, lsr sl │ │ │ │ - andseq r2, r9, r8, lsr #10 │ │ │ │ - eorseq r2, r1, r8, ror r7 │ │ │ │ - andseq r2, r9, r0, lsl #9 │ │ │ │ - mvnpl r8, pc, lsl r5 │ │ │ │ - andseq r2, r9, ip, asr #8 │ │ │ │ - eorseq r9, r0, ip, lsl #29 │ │ │ │ - @ instruction: 0x001923d8 │ │ │ │ + mlaseq r2, r8, lr, r7 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq r7, r2, ip, lsl #29 │ │ │ │ + andeq r1, r0, r8, ror #13 │ │ │ │ + ldrshteq r2, [r3], -ip │ │ │ │ + eorseq r2, r3, r4, asr #7 │ │ │ │ + eorseq r2, r3, r4, lsr #7 │ │ │ │ + eorseq r9, r2, r4, ror #22 │ │ │ │ + eorseq r9, r2, ip, lsl #22 │ │ │ │ + eorseq r2, r3, r8, lsl #6 │ │ │ │ + ldrsbteq r9, [r2], -r8 │ │ │ │ + ldrshteq r2, [r3], -r0 │ │ │ │ + eorseq r7, r2, r4, lsr #26 │ │ │ │ + eorseq r2, r3, r4, ror #4 │ │ │ │ + ldrhteq r7, [r2], -ip │ │ │ │ + ldrshteq r2, [r3], -r8 │ │ │ │ + ldrsbteq r2, [r3], -ip │ │ │ │ + eorseq r7, r2, r8, lsr ip │ │ │ │ + ldrhteq r9, [r2], -r4 │ │ │ │ + andseq r8, sp, ip, lsr #8 │ │ │ │ + eorseq r9, r2, r8, lsr r9 │ │ │ │ + ldrhteq r7, [r2], -r8 │ │ │ │ + ldrdeq r1, [r0], -r8 │ │ │ │ + ldrhteq r9, [r2], -ip │ │ │ │ + eorseq r2, r3, r8, lsl #1 │ │ │ │ + eorseq r9, r2, ip, lsr #16 │ │ │ │ + andseq r3, sl, ip, lsr #31 │ │ │ │ + ldrsbteq r1, [r3], -r0 │ │ │ │ + ldrhteq r9, [r2], -ip │ │ │ │ + andseq r0, lr, r4, lsr #8 │ │ │ │ + eorseq r1, r3, r0, lsl #31 │ │ │ │ + andseq r3, sl, r0, ror #29 │ │ │ │ + andseq r3, sl, ip, ror lr │ │ │ │ + andseq r3, sl, r4, asr lr │ │ │ │ + eorseq r9, r2, r8, lsr r6 │ │ │ │ + andseq r3, sl, ip, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r2 │ │ │ │ - bl 3b2d8 │ │ │ │ + bl 3bf78 │ │ │ │ subs r4, r0, #0 │ │ │ │ moveq r5, #1 │ │ │ │ - beq 36334 │ │ │ │ + beq 36b74 │ │ │ │ ldr r3, [r4] │ │ │ │ - ldr r2, [pc, #144] @ 36378 │ │ │ │ + ldr r2, [pc, #156] @ 36bc4 │ │ │ │ sub r3, r3, #2 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #5 │ │ │ │ - bhi 36364 │ │ │ │ + bhi 36bb0 │ │ │ │ ldrb r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop {0} │ │ │ │ - ldr r0, [pc, #116] @ 3637c │ │ │ │ + ldr r0, [pc, #128] @ 36bc8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 2f918 │ │ │ │ + bl 2fd7c │ │ │ │ ldr r3, [r4, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ movgt r5, #1 │ │ │ │ - ble 3636c │ │ │ │ - ldr r2, [pc, #88] @ 36380 │ │ │ │ + ble 36bb8 │ │ │ │ + ldr r2, [pc, #100] @ 36bcc │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r2, #24] │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b1d0 │ │ │ │ + bl 3be30 │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r3, [r4, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ mvnle r5, #2 │ │ │ │ movgt r5, #3 │ │ │ │ - b 3632c │ │ │ │ + b 36b6c │ │ │ │ ldr r3, [r4, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ mvnle r5, #1 │ │ │ │ movgt r5, #2 │ │ │ │ - b 3632c │ │ │ │ + b 36b6c │ │ │ │ mov r5, #1 │ │ │ │ - b 3632c │ │ │ │ + b 36b6c │ │ │ │ mvn r5, #0 │ │ │ │ moveq r3, #1 │ │ │ │ - b 36320 │ │ │ │ - andseq r0, sp, r8, lsr r5 │ │ │ │ - eorseq r9, r0, r0, lsr sp │ │ │ │ - eorseq r9, r0, r4, lsl sp │ │ │ │ + b 36b60 │ │ │ │ + andseq r1, lr, r8, asr #30 │ │ │ │ + ldrshteq r9, [r2], -r0 │ │ │ │ + ldrsbteq r9, [r2], -r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - ldr r4, [pc, #140] @ 36428 │ │ │ │ + ldr r4, [pc, #164] @ 36c90 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, #392] @ 0x188 │ │ │ │ cmp r3, #1 │ │ │ │ - beq 363f8 │ │ │ │ + beq 36c58 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 363b8 │ │ │ │ + beq 36c10 │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ mov r0, #0 │ │ │ │ - pop {r4, pc} │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r2, [r0, #32] │ │ │ │ - ldrd r0, [r2, #48] @ 0x30 │ │ │ │ ldr r3, [r2, #40] @ 0x28 │ │ │ │ + ldrd r0, [r2, #48] @ 0x30 │ │ │ │ ldr r2, [r2, #44] @ 0x2c │ │ │ │ adds r3, r3, r0 │ │ │ │ adc r1, r1, #0 │ │ │ │ subs r0, r3, r2 │ │ │ │ sbc r1, r1, #0 │ │ │ │ - blx 1c6ad0 │ │ │ │ - vldr d6, [r4, #384] @ 0x180 │ │ │ │ - vmov d7, r0, r1 │ │ │ │ - vcmpe.f64 d6, d7 │ │ │ │ + blx 1d8d18 │ │ │ │ + vmov d16, r0, r1 │ │ │ │ + vldr d17, [r4, #384] @ 0x180 │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + vcmpe.f64 d17, d16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ movls r0, #1 │ │ │ │ movhi r0, #0 │ │ │ │ - pop {r4, pc} │ │ │ │ - vldr d7, [pc, #32] @ 36420 │ │ │ │ - vcmp.f64 d0, d7 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq 363b0 │ │ │ │ - vldr d7, [r4, #384] @ 0x180 │ │ │ │ - vcmpe.f64 d0, d7 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + vldr d16, [pc, #40] @ 36c88 │ │ │ │ + vcmp.f64 d0, d16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + beq 36c00 │ │ │ │ + vldr d16, [r4, #384] @ 0x180 │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + vcmpe.f64 d0, d16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ movge r0, #1 │ │ │ │ movlt r0, #0 │ │ │ │ - pop {r4, pc} │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ andeq r0, r0, r0 │ │ │ │ mvngt r0, #0 │ │ │ │ - eorseq r2, r1, r0, asr #9 │ │ │ │ + eorseq r1, r3, r0, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ + strd r4, [sp, #-32]! @ 0xffffffe0 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + str sl, [sp, #24] │ │ │ │ + str lr, [sp, #28] │ │ │ │ str r0, [ip] │ │ │ │ sub ip, ip, #4096 @ 0x1000 │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-168] @ 0xffffff58 │ │ │ │ - ldr r2, [pc, #552] @ 36678 │ │ │ │ + ldr r2, [pc, #596] @ 36f1c │ │ │ │ sub sp, sp, #8320 @ 0x2080 │ │ │ │ - ldr r3, [pc, #548] @ 3667c │ │ │ │ - sub sp, sp, #12 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ + sub sp, sp, #8 │ │ │ │ mov r0, r1 │ │ │ │ - add r1, sp, #8320 @ 0x2080 │ │ │ │ - add r1, r1, #4 │ │ │ │ + ldr r3, [pc, #580] @ 36f20 │ │ │ │ + add ip, sp, #8320 @ 0x2080 │ │ │ │ + mov r4, r1 │ │ │ │ + add ip, ip, #4 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ - str r3, [r1] │ │ │ │ + str r3, [ip] │ │ │ │ mov r3, #0 │ │ │ │ - bl 240d4 │ │ │ │ + bl 2400c │ │ │ │ movw r3, #4082 @ 0xff2 │ │ │ │ cmp r0, r3 │ │ │ │ - bhi 3659c │ │ │ │ - ldr r3, [pc, #488] @ 36680 │ │ │ │ + bhi 36e2c │ │ │ │ + ldr r3, [pc, #532] @ 36f24 │ │ │ │ add r6, sp, #132 @ 0x84 │ │ │ │ - add r3, pc, r3 │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ mov r1, #1 │ │ │ │ - str r4, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 21bf0 <__sprintf_chk@plt> │ │ │ │ + str r4, [sp] │ │ │ │ + add r3, pc, r3 │ │ │ │ + bl 21b58 <__sprintf_chk@plt> │ │ │ │ mov r0, r6 │ │ │ │ - bl ad824 │ │ │ │ - ldr r3, [pc, #452] @ 36684 │ │ │ │ + bl b37c4 │ │ │ │ + ldr r3, [pc, #496] @ 36f28 │ │ │ │ + mov r4, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #400] @ 0x190 │ │ │ │ cmp r3, #0 │ │ │ │ - mov r4, r0 │ │ │ │ - beq 3653c │ │ │ │ + beq 36db8 │ │ │ │ add r7, sp, #4224 @ 0x1080 │ │ │ │ - add r7, r7, #4 │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ + add r7, r7, #4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 25118 <__strcpy_chk@plt> │ │ │ │ - ldr ip, [pc, #408] @ 36688 │ │ │ │ - sub lr, r4, r6 │ │ │ │ - add ip, pc, ip │ │ │ │ - ldm ip!, {r0, r1, r2} │ │ │ │ - add r3, r7, lr │ │ │ │ - add r9, sp, #8 │ │ │ │ - str r0, [r7, lr] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - ldrb r2, [ip] │ │ │ │ - str r1, [r3, #4] │ │ │ │ + add r8, sp, #8 │ │ │ │ + bl 25044 <__strcpy_chk@plt> │ │ │ │ + ldr r2, [pc, #448] @ 36f2c │ │ │ │ + sub ip, r4, r6 │ │ │ │ + mov r1, r8 │ │ │ │ + add lr, r7, ip │ │ │ │ mov r0, r7 │ │ │ │ - mov r1, r9 │ │ │ │ - strb r2, [r3, #12] │ │ │ │ - bl 22b44 <__stat64_time64@plt> │ │ │ │ - subs r8, r0, #0 │ │ │ │ - beq 36614 │ │ │ │ - mov r1, r9 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [r2, #8] │ │ │ │ + ldrb r9, [r2, #12] │ │ │ │ + ldrd r2, [r2] │ │ │ │ + str r2, [r7, ip] │ │ │ │ + str r3, [lr, #4] │ │ │ │ + str sl, [lr, #8] │ │ │ │ + strb r9, [lr, #12] │ │ │ │ + bl 22aa0 <__stat64_time64@plt> │ │ │ │ + subs r9, r0, #0 │ │ │ │ + beq 36eb8 │ │ │ │ + mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 22b44 <__stat64_time64@plt> │ │ │ │ + bl 22aa0 <__stat64_time64@plt> │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 365e8 │ │ │ │ + beq 36e8c │ │ │ │ mov r0, r4 │ │ │ │ - bl ad6fc │ │ │ │ + bl b3690 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 36564 │ │ │ │ + beq 36de0 │ │ │ │ add r1, sp, #8 │ │ │ │ - bl 22b44 <__stat64_time64@plt> │ │ │ │ + bl 22aa0 <__stat64_time64@plt> │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 36640 │ │ │ │ + beq 36ee4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 24c8c │ │ │ │ - ldr r2, [pc, #288] @ 3668c │ │ │ │ - ldr r3, [pc, #268] @ 3667c │ │ │ │ - add r2, pc, r2 │ │ │ │ + bl 24bb8 │ │ │ │ + ldr r2, [pc, #328] @ 36f30 │ │ │ │ add r1, sp, #8320 @ 0x2080 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ add r1, r1, #4 │ │ │ │ + ldr r3, [pc, #300] @ 36f20 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [r1] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 36674 │ │ │ │ + bne 36f18 │ │ │ │ add sp, sp, #8320 @ 0x2080 │ │ │ │ - add sp, sp, #12 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldr r2, [pc, #236] @ 36690 │ │ │ │ - ldr r3, [pc, #212] @ 3667c │ │ │ │ - add r2, pc, r2 │ │ │ │ + add sp, sp, #8 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldr sl, [sp, #24] │ │ │ │ + add sp, sp, #28 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r2, [pc, #256] @ 36f34 │ │ │ │ add r1, sp, #8320 @ 0x2080 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ add r1, r1, #4 │ │ │ │ + ldr r3, [pc, #224] @ 36f20 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [r1] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 36674 │ │ │ │ - ldr r2, [pc, #196] @ 36694 │ │ │ │ + bne 36f18 │ │ │ │ + ldr r2, [pc, #216] @ 36f38 │ │ │ │ mov r1, #2 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #1 │ │ │ │ + add r2, pc, r2 │ │ │ │ add sp, sp, #8320 @ 0x2080 │ │ │ │ - add sp, sp, #12 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b ab6e0 │ │ │ │ - ldr r2, [pc, #168] @ 36698 │ │ │ │ + add sp, sp, #8 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldr sl, [sp, #24] │ │ │ │ + ldr lr, [sp, #28] │ │ │ │ + add sp, sp, #32 │ │ │ │ + b b155c │ │ │ │ + ldr r2, [pc, #168] @ 36f3c │ │ │ │ mov r3, r6 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, #1 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl acc78 │ │ │ │ - b 36564 │ │ │ │ - ldr r2, [pc, #128] @ 3669c │ │ │ │ + bl b2c00 │ │ │ │ + b 36de0 │ │ │ │ + ldr r2, [pc, #128] @ 36f40 │ │ │ │ mov r3, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, #1 │ │ │ │ - bl ab6e0 │ │ │ │ - mov r2, r8 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl acc78 │ │ │ │ - b 36528 │ │ │ │ - ldr r2, [pc, #88] @ 366a0 │ │ │ │ + bl b2c00 │ │ │ │ + b 36da4 │ │ │ │ + ldr r2, [pc, #88] @ 36f44 │ │ │ │ mov r3, r4 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, #1 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl acc78 │ │ │ │ + bl b2c00 │ │ │ │ mov r0, r4 │ │ │ │ - bl 24c8c │ │ │ │ - b 36564 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eorseq r7, r0, r8, ror #28 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - andseq r2, r9, r4, lsr #3 │ │ │ │ - mlaseq r1, ip, r3, r2 │ │ │ │ - andseq r2, r9, r4, asr r1 │ │ │ │ - eorseq r7, r0, r4, asr sp │ │ │ │ - eorseq r7, r0, ip, lsl sp │ │ │ │ - andseq r2, r9, r0, lsr #32 │ │ │ │ - andseq r2, r9, r4, rrx │ │ │ │ - andseq r2, r9, r8, lsr r0 │ │ │ │ - andseq r2, r9, ip │ │ │ │ + bl 24bb8 │ │ │ │ + b 36de0 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eorseq r7, r2, ip, ror #11 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + andseq r3, sl, ip, ror #22 │ │ │ │ + eorseq r1, r3, r0, lsr #22 │ │ │ │ + andseq r3, sl, ip, lsl fp │ │ │ │ + eorseq r7, r2, r0, ror #9 │ │ │ │ + mlaseq r2, r4, r4, r7 │ │ │ │ + @ instruction: 0x001a39dc │ │ │ │ + andseq r3, sl, r8, lsl #20 │ │ │ │ + @ instruction: 0x001a39dc │ │ │ │ + @ instruction: 0x001a39b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ + strd r4, [sp, #-20]! @ 0xffffffec │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str lr, [sp, #16] │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ - ldr r2, [pc, #380] @ 36838 │ │ │ │ - ldr r3, [pc, #380] @ 3683c │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ + ldr r2, [pc, #396] @ 370f4 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ subs r4, r1, #0 │ │ │ │ + ldr r3, [pc, #388] @ 370f8 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ - beq 36800 │ │ │ │ - ldr r6, [pc, #348] @ 36840 │ │ │ │ + beq 370b0 │ │ │ │ + ldr r6, [pc, #364] @ 370fc │ │ │ │ mov r5, r0 │ │ │ │ - add r6, pc, r6 │ │ │ │ mov r0, r4 │ │ │ │ + add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ - bl 21800 │ │ │ │ + bl 21768 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 36768 │ │ │ │ - ldr r1, [pc, #320] @ 36844 │ │ │ │ - ldr r0, [pc, #320] @ 36848 │ │ │ │ + beq 37018 │ │ │ │ + ldr r1, [pc, #336] @ 37100 │ │ │ │ mov r2, r4 │ │ │ │ + ldr r0, [pc, #332] @ 37104 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 24830 │ │ │ │ + bl 24768 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 21800 │ │ │ │ - mov r3, #0 │ │ │ │ - strb r3, [r0] │ │ │ │ - ldr r1, [sp, #20] │ │ │ │ + bl 21768 │ │ │ │ + mov r3, r0 │ │ │ │ + mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl a60ec │ │ │ │ + strb r2, [r3] │ │ │ │ + ldr r1, [sp, #20] │ │ │ │ + bl ab99c │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 36760 │ │ │ │ - ldr r2, [pc, #264] @ 3684c │ │ │ │ + beq 37010 │ │ │ │ + ldr r2, [pc, #276] @ 37108 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, #1 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ - bl ab6e0 │ │ │ │ + bl b155c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl a6308 │ │ │ │ + bl abc0c │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 223e8 │ │ │ │ - ldr r3, [pc, #224] @ 36850 │ │ │ │ + bl 22344 │ │ │ │ + ldr r3, [pc, #236] @ 3710c │ │ │ │ mov r1, #46 @ 0x2e │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #44] @ 0x2c │ │ │ │ - bl 2252c │ │ │ │ + bl 22488 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 367f4 │ │ │ │ - ldr r3, [pc, #200] @ 36854 │ │ │ │ - ldr r2, [pc, #200] @ 36858 │ │ │ │ + beq 370a4 │ │ │ │ + ldr r3, [pc, #212] @ 37110 │ │ │ │ + add r0, r0, #1 │ │ │ │ + add r7, sp, #24 │ │ │ │ + ldr r2, [pc, #204] @ 37114 │ │ │ │ + str r0, [sp, #8] │ │ │ │ + mov r0, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ - add r7, sp, #24 │ │ │ │ - add r0, r0, #1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #18 │ │ │ │ mov r1, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ - str r0, [sp, #8] │ │ │ │ mov r2, #1 │ │ │ │ - mov r0, r7 │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl a60ec │ │ │ │ + bl ab99c │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 367f4 │ │ │ │ - ldr r2, [pc, #132] @ 3685c │ │ │ │ + beq 370a4 │ │ │ │ + ldr r2, [pc, #144] @ 37118 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r3, r7 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl a6308 │ │ │ │ + bl abc0c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3642c │ │ │ │ - ldr r2, [pc, #88] @ 36860 │ │ │ │ - ldr r3, [pc, #48] @ 3683c │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ + bl 36c94 │ │ │ │ + ldr r2, [pc, #100] @ 3711c │ │ │ │ subs r0, r4, #0 │ │ │ │ movne r0, #1 │ │ │ │ + ldr r3, [pc, #52] @ 370f8 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 36834 │ │ │ │ + bne 370f0 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eorseq r7, r0, r4, lsl #24 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - andseq r4, ip, ip, asr pc │ │ │ │ - andseq r1, r9, r4, ror #30 │ │ │ │ - @ instruction: 0x001a49b8 │ │ │ │ - andseq r1, r9, ip, lsr #30 │ │ │ │ - eorseq r2, r1, r8, ror #1 │ │ │ │ - andseq r4, sl, r8, lsr r9 │ │ │ │ - andseq r1, r9, r0, lsl pc │ │ │ │ - @ instruction: 0x00191ad8 │ │ │ │ - ldrhteq r7, [r0], -r8 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + add sp, sp, #16 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eorseq r7, r2, r0, ror #6 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + @ instruction: 0x001d68fc │ │ │ │ + andseq r3, sl, r8, lsl #18 │ │ │ │ + andseq r6, fp, ip, asr r3 │ │ │ │ + andseq r3, sl, ip, asr #17 │ │ │ │ + eorseq r1, r3, r8, lsr r8 │ │ │ │ + andseq r6, fp, r8, asr #5 │ │ │ │ + andseq r3, sl, r0, lsr #17 │ │ │ │ + andseq r3, sl, r4, ror r4 │ │ │ │ + eorseq r7, r2, r0, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ vpush {d8-d11} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ - mov r8, r0 │ │ │ │ - ldr r0, [pc, #888] @ 36bfc │ │ │ │ - ldr r1, [pc, #888] @ 36c00 │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [r0, r1] │ │ │ │ - ldr lr, [pc, #880] @ 36c04 │ │ │ │ - ldr r9, [pc, #880] @ 36c08 │ │ │ │ + ldr ip, [pc, #892] @ 374c8 │ │ │ │ + mov r6, r0 │ │ │ │ sub sp, sp, #76 @ 0x4c │ │ │ │ - ldr r3, [pc, #876] @ 36c0c │ │ │ │ - add lr, pc, lr │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r1, [r1] │ │ │ │ - str r1, [sp, #68] @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r5, [r9, #44] @ 0x2c │ │ │ │ - str r2, [r8] │ │ │ │ - ldr r3, [lr, r3] │ │ │ │ - ldr fp, [r3] │ │ │ │ - cmp fp, r2 │ │ │ │ - bne 36f60 │ │ │ │ - ldr r3, [pc, #828] @ 36c10 │ │ │ │ - add r2, sp, #48 @ 0x30 │ │ │ │ - ldr r7, [pc, #824] @ 36c14 │ │ │ │ + ldr r0, [pc, #880] @ 374cc │ │ │ │ + ldr r3, [pc, #880] @ 374d0 │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr sl, [pc, #876] @ 374d4 │ │ │ │ + ldr r0, [ip, r0] │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #868] @ 374d8 │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r5, [sl, #44] @ 0x2c │ │ │ │ + ldr r0, [r0] │ │ │ │ + str r0, [sp, #68] @ 0x44 │ │ │ │ + mov r0, #0 │ │ │ │ + str r1, [r6] │ │ │ │ + ldr r2, [r3, r2] │ │ │ │ + ldr r7, [r2] │ │ │ │ + cmp r7, r1 │ │ │ │ + bne 37840 │ │ │ │ + ldr r8, [pc, #828] @ 374dc │ │ │ │ + add r2, sp, #48 @ 0x30 │ │ │ │ + vmov.i64 d10, #0x0000000000000000 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r9, [pc, #816] @ 374e0 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r2, r5, #88 @ 0x58 │ │ │ │ - mov sl, fp │ │ │ │ - str fp, [sp, #48] @ 0x30 │ │ │ │ - str fp, [sp, #56] @ 0x38 │ │ │ │ - str fp, [sp, #32] │ │ │ │ - vldr d10, [pc, #748] @ 36be8 │ │ │ │ - vldr s19, [pc, #760] @ 36bf8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - vldr d11, [pc, #744] @ 36bf0 │ │ │ │ - mov fp, r3 │ │ │ │ + vldr d11, [pc, #772] @ 374c0 │ │ │ │ + add r8, pc, r8 │ │ │ │ str r2, [sp, #16] │ │ │ │ - str r8, [sp, #36] @ 0x24 │ │ │ │ - str lr, [sp, #24] │ │ │ │ - b 36950 │ │ │ │ - cmp sl, #0 │ │ │ │ - beq 36a1c │ │ │ │ + str r3, [sp, #24] │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [sp, #32] │ │ │ │ + str r6, [sp, #36] @ 0x24 │ │ │ │ + str r7, [sp, #48] @ 0x30 │ │ │ │ + str r7, [sp, #56] @ 0x38 │ │ │ │ + b 37214 │ │ │ │ + cmp fp, #0 │ │ │ │ + beq 372e0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 36d90 │ │ │ │ - ldr r8, [pc, #740] @ 36c18 │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [r8, #32] │ │ │ │ + bne 37660 │ │ │ │ + ldr r7, [pc, #748] @ 374e4 │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r7, #32] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #9 │ │ │ │ - beq 36c78 │ │ │ │ + beq 37548 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 36d48 │ │ │ │ - vldr d7, [r7, #408] @ 0x198 │ │ │ │ + bne 37618 │ │ │ │ + vldr d16, [r8, #408] @ 0x198 │ │ │ │ + mov r0, r5 │ │ │ │ + str r9, [r8] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ - mov r0, r5 │ │ │ │ + vcvt.s32.f64 s15, d16 │ │ │ │ vldr s18, [r5, #88] @ 0x58 │ │ │ │ - vcvt.s32.f64 s15, d7 │ │ │ │ - str fp, [r7] │ │ │ │ - vcvt.f64.f32 d8, s18 │ │ │ │ vmov r3, s15 │ │ │ │ - bl 157624 │ │ │ │ + vcvt.f64.f32 d8, s18 │ │ │ │ + bl 165064 │ │ │ │ mov r4, r0 │ │ │ │ - ldr r0, [r9, #32] │ │ │ │ + ldr r0, [sl, #32] │ │ │ │ ldr r3, [r0, #24] │ │ │ │ cmp r3, #9 │ │ │ │ - beq 36a90 │ │ │ │ + beq 37368 │ │ │ │ cmp r4, #0 │ │ │ │ - bge 36a98 │ │ │ │ - ldr r3, [r9, #52] @ 0x34 │ │ │ │ + bge 37370 │ │ │ │ + ldr r3, [sl, #52] @ 0x34 │ │ │ │ ldr r3, [r3, #28] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 36a58 │ │ │ │ + beq 3731c │ │ │ │ mov r4, #0 │ │ │ │ - mov r8, #1 │ │ │ │ + mov r7, #1 │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ - ldr r3, [pc, #612] @ 36c1c │ │ │ │ + ldr r3, [pc, #620] @ 374e8 │ │ │ │ vmov.f64 d0, d8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #416] @ 0x1a0 │ │ │ │ cmp r2, r4 │ │ │ │ strlt r4, [r3, #416] @ 0x1a0 │ │ │ │ - bl 33fb8 │ │ │ │ - ldr r3, [pc, #588] @ 36c20 │ │ │ │ - ldr r1, [pc, #588] @ 36c24 │ │ │ │ - ldr ip, [pc, #588] @ 36c28 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r1, pc, r1 │ │ │ │ + bl 34630 │ │ │ │ + mov r6, r0 │ │ │ │ + ldr r1, [pc, #592] @ 374ec │ │ │ │ mov r2, #1 │ │ │ │ - add ip, pc, ip │ │ │ │ - str ip, [r1] │ │ │ │ + ldr r0, [pc, #588] @ 374f0 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ - mov r6, r0 │ │ │ │ + ldr r3, [pc, #584] @ 374f4 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r0, [r1] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ ldr r1, [r0, #24] │ │ │ │ cmp r1, #9 │ │ │ │ - beq 36b04 │ │ │ │ + beq 373dc │ │ │ │ cmp r4, #0 │ │ │ │ - bgt 36918 │ │ │ │ - cmp r8, #0 │ │ │ │ - beq 36920 │ │ │ │ - cmp sl, #0 │ │ │ │ - bne 36920 │ │ │ │ + bgt 371dc │ │ │ │ + cmp r7, #0 │ │ │ │ + beq 371e4 │ │ │ │ + cmp fp, #0 │ │ │ │ + bne 371e4 │ │ │ │ add r2, sp, #56 @ 0x38 │ │ │ │ - vldr d1, [r5, #40] @ 0x28 │ │ │ │ - ldr r1, [sp, #48] @ 0x30 │ │ │ │ - mov r3, r6 │ │ │ │ vldr d0, [r5, #32] │ │ │ │ + mov r3, r6 │ │ │ │ mov r0, r5 │ │ │ │ + vldr d1, [r5, #40] @ 0x28 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r4 │ │ │ │ - bl c93ec │ │ │ │ + ldr r1, [sp, #48] @ 0x30 │ │ │ │ + bl d0b6c │ │ │ │ cmp r0, #0 │ │ │ │ - movne r8, #0 │ │ │ │ - andeq r8, r8, #1 │ │ │ │ - cmp r8, #0 │ │ │ │ - mov sl, r0 │ │ │ │ - beq 36920 │ │ │ │ + movne r7, #0 │ │ │ │ + andeq r7, r7, #1 │ │ │ │ + mov fp, r0 │ │ │ │ + cmp r7, #0 │ │ │ │ + beq 371e4 │ │ │ │ vmov.f64 d8, #240 @ 0xbf800000 -1.0 │ │ │ │ - ldr r2, [pc, #456] @ 36c2c │ │ │ │ - ldr r3, [pc, #408] @ 36c00 │ │ │ │ + ldr r2, [pc, #464] @ 374f8 │ │ │ │ + ldr r3, [pc, #416] @ 374cc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 37284 │ │ │ │ + bne 37b6c │ │ │ │ vmov.f64 d0, d8 │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ vpop {d8-d11} │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ cmp r4, #0 │ │ │ │ - blt 36aa0 │ │ │ │ - mov r8, #0 │ │ │ │ - b 369b0 │ │ │ │ - bl 17b408 │ │ │ │ + blt 37378 │ │ │ │ + mov r7, #0 │ │ │ │ + b 37274 │ │ │ │ + bl 18a824 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 36a58 │ │ │ │ - ldr r2, [pc, #380] @ 36c30 │ │ │ │ - ldr r3, [r9, #52] @ 0x34 │ │ │ │ + bne 3731c │ │ │ │ + ldr r2, [pc, #368] @ 374fc │ │ │ │ + ldr r3, [sl, #52] @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r2, [r2, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ strne r0, [r3, #28] │ │ │ │ cmp r2, #0 │ │ │ │ movne r1, #0 │ │ │ │ strne r1, [r2, #28] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ mov r2, #0 │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ cmp r3, #0 │ │ │ │ - ldr r3, [pc, #336] @ 36c34 │ │ │ │ + ldr r3, [pc, #324] @ 37500 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ str r2, [r3, #72] @ 0x48 │ │ │ │ - bne 369a4 │ │ │ │ + bne 37268 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #9 │ │ │ │ - bne 36a58 │ │ │ │ - mov r8, #0 │ │ │ │ - b 369b0 │ │ │ │ + bne 3731c │ │ │ │ + mov r7, #0 │ │ │ │ + b 37274 │ │ │ │ mov r1, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 17b4e4 │ │ │ │ + bl 18a920 │ │ │ │ + cmp r0, #0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, #1 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 36e34 │ │ │ │ + bne 3770c │ │ │ │ cmp r4, #0 │ │ │ │ - bge 36a04 │ │ │ │ - ldr r2, [pc, #264] @ 36c38 │ │ │ │ + bge 372c8 │ │ │ │ + ldr r2, [pc, #252] @ 37504 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, #1188] @ 0x4a4 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 36b48 │ │ │ │ + beq 37420 │ │ │ │ ldr r2, [r2, #1192] @ 0x4a8 │ │ │ │ cmp r2, #0 │ │ │ │ - moveq sl, r3 │ │ │ │ - ldr r2, [pc, #236] @ 36c3c │ │ │ │ + moveq fp, r3 │ │ │ │ + ldr r2, [pc, #224] @ 37508 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r2, #36] @ 0x24 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 102b28 │ │ │ │ + bl 10d04c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ - ldr r3, [r2, #44] @ 0x2c │ │ │ │ - vldr d6, [r3, #32] │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ - vcvt.f64.f32 d7, s0 │ │ │ │ - vcmpe.f64 d6, d7 │ │ │ │ + ldr r3, [r2, #44] @ 0x2c │ │ │ │ + vcvt.f64.f32 d16, s0 │ │ │ │ + vldr d17, [r3, #32] │ │ │ │ + vcmpe.f64 d17, d16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - blt 36b94 │ │ │ │ - vcmpe.f64 d6, #0.0 │ │ │ │ + blt 3746c │ │ │ │ + vcmpe.f64 d17, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble 36b94 │ │ │ │ + ble 3746c │ │ │ │ vcmpe.f32 s0, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bgt 371bc │ │ │ │ + bgt 37aa0 │ │ │ │ add r2, r3, #1120 @ 0x460 │ │ │ │ - vldr s15, [r2, #12] │ │ │ │ - vmov.f32 s11, #112 @ 0x3f800000 1.0 │ │ │ │ - vdiv.f32 s14, s11, s15 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - vadd.f64 d7, d7, d6 │ │ │ │ - vstr d7, [r3, #32] │ │ │ │ - ldr r3, [pc, #136] @ 36c40 │ │ │ │ + vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ + vldr s14, [r2, #12] │ │ │ │ + vdiv.f32 s15, s13, s14 │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ + vadd.f64 d16, d16, d17 │ │ │ │ + vstr d16, [r3, #32] │ │ │ │ + ldr r3, [pc, #124] @ 3750c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r3, #1192] @ 0x4a8 │ │ │ │ cmp r1, #0 │ │ │ │ - beq 36a0c │ │ │ │ + beq 372d0 │ │ │ │ ldr r0, [r3, #1196] @ 0x4ac │ │ │ │ ldr r4, [r3, #1200] @ 0x4b0 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ - beq 36a04 │ │ │ │ + beq 372c8 │ │ │ │ mov r2, r4 │ │ │ │ - bl 22d0c │ │ │ │ - b 36a04 │ │ │ │ + bl 22c68 │ │ │ │ + b 372c8 │ │ │ │ nop {0} │ │ │ │ - ... │ │ │ │ + andeq r0, r0, r0 │ │ │ │ mvngt r0, #0 │ │ │ │ + eorseq r7, r2, r4, ror r1 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq r7, r2, r8, ror #2 │ │ │ │ + eorseq r8, r2, r8, asr #29 │ │ │ │ + strdeq r1, [r0], -ip │ │ │ │ + eorseq r1, r3, r0, lsr #13 │ │ │ │ + andseq r3, sl, r8, lsr r7 │ │ │ │ + eorseq r8, r2, r4, asr #28 │ │ │ │ + ldrsbteq r1, [r3], -ip │ │ │ │ + ldrhteq r1, [r3], -r0 │ │ │ │ + andseq r3, sl, r4, ror #12 │ │ │ │ + eorseq r8, r2, r8, lsl #27 │ │ │ │ + eorseq r6, r2, r8, lsr #31 │ │ │ │ + eorseq r8, r2, ip, lsr #25 │ │ │ │ + eorseq r8, r2, r0, lsl #25 │ │ │ │ + eorseq r8, r2, r4, lsr ip │ │ │ │ + eorseq r8, r2, r4, lsl ip │ │ │ │ + eorseq r8, r2, ip, lsr #23 │ │ │ │ + ldrhteq r8, [r2], -ip │ │ │ │ + eorseq r8, r2, r4, lsr sl │ │ │ │ + eorseq r1, r3, r0, lsr r2 │ │ │ │ + @ instruction: 0x001a32f0 │ │ │ │ + ldrsbteq r8, [r2], -r4 │ │ │ │ + andeq r1, r0, ip, lsr #18 │ │ │ │ + eorseq r8, r2, r8, lsl #19 │ │ │ │ + eorseq r8, r2, r4, lsl #18 │ │ │ │ + ldrhteq r1, [r3], -r0 │ │ │ │ + eorseq r8, r2, r8, lsl #17 │ │ │ │ + eorseq r8, r2, r0, lsr r8 │ │ │ │ + eorseq r1, r3, r4 │ │ │ │ + ldrsbeq r3, [sl], -r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - eorseq r7, r0, ip, lsr sl │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eorseq r7, r0, r4, lsr #20 │ │ │ │ - eorseq r9, r0, r8, lsl #15 │ │ │ │ - andeq r1, r0, r0, lsl r9 │ │ │ │ - @ instruction: 0x00191dd4 │ │ │ │ - eorseq r1, r1, ip, asr pc │ │ │ │ - eorseq r9, r0, r8, lsl #14 │ │ │ │ - eorseq r1, r1, r0, lsr #29 │ │ │ │ - eorseq r9, r0, r0, ror #12 │ │ │ │ - eorseq r1, r1, ip, ror lr │ │ │ │ - @ instruction: 0x00191cdc │ │ │ │ - eorseq r7, r0, ip, asr r8 │ │ │ │ - eorseq r9, r0, r4, lsl #11 │ │ │ │ - eorseq r9, r0, r8, asr r5 │ │ │ │ - eorseq r9, r0, ip, lsl #10 │ │ │ │ - eorseq r9, r0, ip, ror #9 │ │ │ │ - eorseq r9, r0, r4, lsl #9 │ │ │ │ - eorseq r9, r0, ip, lsl #7 │ │ │ │ - eorseq r9, r0, r4, lsl #6 │ │ │ │ - eorseq r1, r1, r8, lsl #22 │ │ │ │ - andseq r1, r9, ip, ror r9 │ │ │ │ - eorseq r9, r0, r0, lsr #5 │ │ │ │ - mlaseq r0, r0, r2, r9 │ │ │ │ - andeq r1, r0, r0, asr #18 │ │ │ │ - ldrsbteq r9, [r0], -ip │ │ │ │ - mlaseq r1, r0, r9, r1 │ │ │ │ - eorseq r9, r0, r8, ror #2 │ │ │ │ - eorseq r9, r0, r4, lsl r1 │ │ │ │ - andseq r1, r9, ip, ror #14 │ │ │ │ - eorseq r1, r1, r8, ror #17 │ │ │ │ - ldr r0, [r8, #1192] @ 0x4a8 │ │ │ │ + ldr r0, [r7, #1192] @ 0x4a8 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ mov r3, #0 │ │ │ │ - mvn r2, #0 │ │ │ │ - cmp r4, r3 │ │ │ │ - str r2, [r8, #1200] @ 0x4b0 │ │ │ │ - str r3, [r8, #1192] @ 0x4a8 │ │ │ │ - str r3, [r8, #1196] @ 0x4ac │ │ │ │ - bgt 36e08 │ │ │ │ - cmp sl, #0 │ │ │ │ - beq 36944 │ │ │ │ - ldr r3, [pc, #-108] @ 36c44 │ │ │ │ + cmp r4, #0 │ │ │ │ + str r3, [r7, #1192] @ 0x4a8 │ │ │ │ + str r3, [r7, #1196] @ 0x4ac │ │ │ │ + mvn r3, #0 │ │ │ │ + str r3, [r7, #1200] @ 0x4b0 │ │ │ │ + bgt 376e0 │ │ │ │ + cmp fp, #0 │ │ │ │ + beq 37208 │ │ │ │ + ldr r3, [pc, #-112] @ 37510 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3, #1188] @ 0x4a4 │ │ │ │ - cmp sl, r4 │ │ │ │ - beq 36944 │ │ │ │ - ldr r3, [sl, #84] @ 0x54 │ │ │ │ + cmp fp, r4 │ │ │ │ + beq 37208 │ │ │ │ + ldr r3, [fp, #84] @ 0x54 │ │ │ │ cmp r3, #3 │ │ │ │ - beq 36d30 │ │ │ │ + beq 37600 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 36cf8 │ │ │ │ - ldr r2, [sl, #36] @ 0x24 │ │ │ │ + beq 375c8 │ │ │ │ ldr r3, [r4, #36] @ 0x24 │ │ │ │ + ldr r2, [fp, #36] @ 0x24 │ │ │ │ cmp r2, r3 │ │ │ │ - bne 36cf0 │ │ │ │ + bne 375c0 │ │ │ │ ldr r2, [r4, #40] @ 0x28 │ │ │ │ - ldr r3, [sl, #40] @ 0x28 │ │ │ │ + ldr r3, [fp, #40] @ 0x28 │ │ │ │ cmp r2, r3 │ │ │ │ - beq 371e0 │ │ │ │ + beq 37ac4 │ │ │ │ mov r0, r4 │ │ │ │ - bl cb554 │ │ │ │ - ldr r0, [sl, #36] @ 0x24 │ │ │ │ + bl d2dec │ │ │ │ + ldr r0, [fp, #36] @ 0x24 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r4, r0 │ │ │ │ - beq 36d30 │ │ │ │ - ldr r1, [sl, #40] @ 0x28 │ │ │ │ + beq 37600 │ │ │ │ + ldr r1, [fp, #40] @ 0x28 │ │ │ │ cmp r1, #0 │ │ │ │ moveq r4, r1 │ │ │ │ - beq 36d30 │ │ │ │ - ldr r2, [sl, #16] │ │ │ │ - bl cb4c0 │ │ │ │ + beq 37600 │ │ │ │ + ldr r2, [fp, #16] │ │ │ │ + bl d2d20 │ │ │ │ mov r4, r0 │ │ │ │ - mov r1, sl │ │ │ │ + mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ - bl cac90 │ │ │ │ - ldr r3, [pc, #-240] @ 36c48 │ │ │ │ + bl d2470 │ │ │ │ + ldr r3, [pc, #-244] @ 37514 │ │ │ │ add r3, pc, r3 │ │ │ │ str r4, [r3, #1188] @ 0x4a4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 36950 │ │ │ │ - ldr r2, [pc, #-260] @ 36c4c │ │ │ │ - ldr r1, [pc, #-260] @ 36c50 │ │ │ │ + beq 37214 │ │ │ │ + ldr r3, [pc, #-264] @ 37518 │ │ │ │ + cmp fp, #0 │ │ │ │ + ldr r2, [pc, #-268] @ 3751c │ │ │ │ + ldr r7, [sp, #32] │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r6, [sp, #36] @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - cmp sl, #0 │ │ │ │ - ldr fp, [sp, #32] │ │ │ │ - ldr r8, [sp, #36] @ 0x24 │ │ │ │ - str r1, [r2] │ │ │ │ - beq 36d88 │ │ │ │ - vldr d1, [r5, #40] @ 0x28 │ │ │ │ - mov r1, sl │ │ │ │ - mov r0, r5 │ │ │ │ + str r2, [r3] │ │ │ │ + beq 37658 │ │ │ │ vldr d0, [r5, #32] │ │ │ │ - bl c9770 │ │ │ │ - subs fp, r0, #0 │ │ │ │ - movne fp, #1 │ │ │ │ - str fp, [r8] │ │ │ │ - b 36a5c │ │ │ │ - ldr r3, [pc, #-324] @ 36c54 │ │ │ │ - ldr r1, [sp, #24] │ │ │ │ + mov r1, fp │ │ │ │ + mov r0, r5 │ │ │ │ + vldr d1, [r5, #40] @ 0x28 │ │ │ │ + bl d0f0c │ │ │ │ + subs r7, r0, #0 │ │ │ │ + movne r7, #1 │ │ │ │ + str r7, [r6] │ │ │ │ + b 37320 │ │ │ │ + ldr r3, [pc, #-328] @ 37520 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ - ldr r6, [pc, #-336] @ 36c58 │ │ │ │ vldr s15, [r2, #64] @ 0x40 │ │ │ │ - add r6, pc, r6 │ │ │ │ - vldr d0, [r5, #32] │ │ │ │ vadd.f32 s15, s15, s18 │ │ │ │ - mov r0, r5 │ │ │ │ vstr s15, [r2, #64] @ 0x40 │ │ │ │ ldr r2, [r3, #40] @ 0x28 │ │ │ │ cmp r2, #0 │ │ │ │ - vldrne d7, [r3, #104] @ 0x68 │ │ │ │ - vsubne.f64 d7, d7, d8 │ │ │ │ - vstrne d7, [r3, #104] @ 0x68 │ │ │ │ + beq 37690 │ │ │ │ + vldr d16, [r3, #104] @ 0x68 │ │ │ │ + vsub.f64 d16, d16, d8 │ │ │ │ + vstr d16, [r3, #104] @ 0x68 │ │ │ │ + ldr r2, [sp, #24] │ │ │ │ + mov r0, r5 │ │ │ │ + ldr r3, [pc, #-380] @ 37524 │ │ │ │ + ldr r6, [pc, #-380] @ 37528 │ │ │ │ + vldr d0, [r5, #32] │ │ │ │ + ldr r2, [r2, r3] │ │ │ │ add r3, r5, #1120 @ 0x460 │ │ │ │ - ldr r2, [r3, #12] │ │ │ │ - ldr r3, [pc, #-388] @ 36c5c │ │ │ │ - ldr r3, [r1, r3] │ │ │ │ + add r3, r3, #12 │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r3, [r3] │ │ │ │ ldr r1, [r6, #56] @ 0x38 │ │ │ │ - str r2, [r3] │ │ │ │ + str r3, [r2] │ │ │ │ mov r2, #0 │ │ │ │ - bl abb48 │ │ │ │ + bl b1a18 │ │ │ │ ldr r1, [r6, #36] @ 0x24 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl ac5ac │ │ │ │ - bl 35bfc │ │ │ │ - b 3692c │ │ │ │ + bl b24a0 │ │ │ │ + bl 36408 │ │ │ │ + b 371f0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 24020 │ │ │ │ + bl 23f58 │ │ │ │ cmp r0, #0 │ │ │ │ - str r0, [r8, #1192] @ 0x4a8 │ │ │ │ - beq 36ca0 │ │ │ │ + str r0, [r7, #1192] @ 0x4a8 │ │ │ │ + beq 37570 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ - str r6, [r8, #1196] @ 0x4ac │ │ │ │ - str r4, [r8, #1200] @ 0x4b0 │ │ │ │ - bl 22d0c │ │ │ │ - b 36ca0 │ │ │ │ + str r6, [r7, #1196] @ 0x4ac │ │ │ │ + str r4, [r7, #1200] @ 0x4b0 │ │ │ │ + bl 22c68 │ │ │ │ + b 37570 │ │ │ │ ldr r0, [r3, #32] │ │ │ │ mov r1, r2 │ │ │ │ - bl 17b490 │ │ │ │ + bl 18a8c4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r3, #1188] @ 0x4a4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 36e54 │ │ │ │ - bl cb554 │ │ │ │ - ldr r2, [pc, #-508] @ 36c60 │ │ │ │ + beq 3772c │ │ │ │ + bl d2dec │ │ │ │ + ldr r2, [pc, #-520] @ 3752c │ │ │ │ mov r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r2, #1192] @ 0x4a8 │ │ │ │ - str r1, [r2, #1188] @ 0x4a4 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 24c8c │ │ │ │ + str r1, [r2, #1188] @ 0x4a4 │ │ │ │ + bl 24bb8 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [r2, #44] @ 0x2c │ │ │ │ str r1, [r2, #1192] @ 0x4a8 │ │ │ │ - cmp r3, r1 │ │ │ │ str r1, [r2, #1196] @ 0x4ac │ │ │ │ str r1, [r2, #1200] @ 0x4b0 │ │ │ │ - beq 36ec0 │ │ │ │ - ldr r0, [r2, #52] @ 0x34 │ │ │ │ - ldr r2, [r2, #36] @ 0x24 │ │ │ │ - vstr d10, [r0, #16] │ │ │ │ - vstr s19, [r3, #68] @ 0x44 │ │ │ │ - vstr s19, [r3, #64] @ 0x40 │ │ │ │ - vstr s19, [r3, #16] │ │ │ │ - str r1, [r3, #1128] @ 0x468 │ │ │ │ + cmp r3, r1 │ │ │ │ + beq 3779c │ │ │ │ + vldr s15, [pc, #-556] @ 37544 │ │ │ │ + ldr r0, [r2, #36] @ 0x24 │ │ │ │ + ldr r2, [r2, #52] @ 0x34 │ │ │ │ + vstr d10, [r2, #16] │ │ │ │ + vstr s15, [r3, #16] │ │ │ │ vstr d10, [r3, #32] │ │ │ │ + vstr s15, [r3, #64] @ 0x40 │ │ │ │ + vstr s15, [r3, #68] @ 0x44 │ │ │ │ str r1, [r3, #72] @ 0x48 │ │ │ │ vstr d10, [r3, #80] @ 0x50 │ │ │ │ vstr d10, [r3, #96] @ 0x60 │ │ │ │ - vstr d11, [r2, #40] @ 0x28 │ │ │ │ - ldr r2, [pc, #-612] @ 36c64 │ │ │ │ - ldr r3, [pc, #-612] @ 36c68 │ │ │ │ + str r1, [r3, #1128] @ 0x468 │ │ │ │ + vstr d11, [r0, #40] @ 0x28 │ │ │ │ + ldr r2, [pc, #-628] @ 37530 │ │ │ │ + ldr r3, [pc, #-628] @ 37534 │ │ │ │ + vldr s14, [pc, #-616] @ 37544 │ │ │ │ add r2, pc, r2 │ │ │ │ - vldr s14, [r2, #96] @ 0x60 │ │ │ │ + vldr s15, [r2, #96] @ 0x60 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - vneg.f32 s14, s14 │ │ │ │ - vstr s19, [r2, #96] @ 0x60 │ │ │ │ - str r2, [sp, #28] │ │ │ │ str r3, [sp, #20] │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - vstr d7, [r3, #104] @ 0x68 │ │ │ │ - bl 17b2c4 │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ + str r2, [sp, #28] │ │ │ │ + vstr s14, [r2, #96] @ 0x60 │ │ │ │ + vneg.f32 s15, s15 │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ + vstr d16, [r3, #104] @ 0x68 │ │ │ │ + bl 18a6c4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ + ldr r2, [sp, #28] │ │ │ │ + str r0, [r3, #144] @ 0x90 │ │ │ │ ldr r1, [r2, #52] @ 0x34 │ │ │ │ cmp r1, #0 │ │ │ │ - str r0, [r3, #144] @ 0x90 │ │ │ │ - beq 36f1c │ │ │ │ - ldr ip, [r3, #1216] @ 0x4c0 │ │ │ │ + beq 377fc │ │ │ │ ldr r0, [r2, #420] @ 0x1a4 │ │ │ │ + ldr ip, [r3, #1216] @ 0x4c0 │ │ │ │ cmp ip, r0 │ │ │ │ - beq 37200 │ │ │ │ - ldr r3, [pc, #-696] @ 36c6c │ │ │ │ + beq 37ae4 │ │ │ │ + ldr r3, [pc, #-716] @ 37538 │ │ │ │ mov r1, #0 │ │ │ │ + mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - ldr r2, [r3, #48] @ 0x30 │ │ │ │ - str r1, [r0, #72] @ 0x48 │ │ │ │ - str r1, [r2, #28] │ │ │ │ - ldr r2, [r3, #52] @ 0x34 │ │ │ │ str r3, [sp, #20] │ │ │ │ - str r1, [r2, #28] │ │ │ │ - mov r2, #1 │ │ │ │ - bl 17b490 │ │ │ │ + ldr ip, [r3, #48] @ 0x30 │ │ │ │ + str r1, [r0, #72] @ 0x48 │ │ │ │ + str r1, [ip, #28] │ │ │ │ + ldr ip, [r3, #52] @ 0x34 │ │ │ │ + str r1, [ip, #28] │ │ │ │ + bl 18a8c4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 17b4e4 │ │ │ │ - b 36b20 │ │ │ │ - ldr r3, [r9, #52] @ 0x34 │ │ │ │ - ldr sl, [pc, #-764] @ 36c70 │ │ │ │ - ldr r9, [pc, #-764] @ 36c74 │ │ │ │ - vldr d8, [pc, #788] @ 37288 │ │ │ │ + bl 18a920 │ │ │ │ + b 373f8 │ │ │ │ + ldr r3, [sl, #52] @ 0x34 │ │ │ │ + ldr r9, [pc, #-784] @ 3753c │ │ │ │ + ldr sl, [pc, #-784] @ 37540 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + vldr d8, [pc, #792] @ 37b70 │ │ │ │ add r9, pc, r9 │ │ │ │ + str r6, [sp, #16] │ │ │ │ add sl, pc, sl │ │ │ │ - str r3, [sp, #12] │ │ │ │ - str r8, [sp, #16] │ │ │ │ - b 36fe8 │ │ │ │ - ldr r3, [pc, #780] @ 37298 │ │ │ │ + b 378c8 │ │ │ │ + ldr r3, [pc, #780] @ 37b78 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r0, r5 │ │ │ │ vldr d0, [r5, #32] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r3, #56] @ 0x38 │ │ │ │ mov fp, r3 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r0, r5 │ │ │ │ - bl abb48 │ │ │ │ + bl b1a18 │ │ │ │ ldr r1, [fp, #36] @ 0x24 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl ac5ac │ │ │ │ - bl 35bfc │ │ │ │ - ldr r3, [pc, #732] @ 3729c │ │ │ │ - vldr d1, [r5, #40] @ 0x28 │ │ │ │ - add r3, pc, r3 │ │ │ │ + bl b24a0 │ │ │ │ + bl 36408 │ │ │ │ + ldr r3, [pc, #732] @ 37b7c │ │ │ │ mov r1, r6 │ │ │ │ - vldr d0, [r5, #32] │ │ │ │ mov r0, r5 │ │ │ │ + vldr d0, [r5, #32] │ │ │ │ + vldr d1, [r5, #40] @ 0x28 │ │ │ │ + add r3, pc, r3 │ │ │ │ str r3, [r8] │ │ │ │ - bl c9770 │ │ │ │ + bl d0f0c │ │ │ │ cmp r0, r7 │ │ │ │ - bne 371f4 │ │ │ │ + bne 37ad8 │ │ │ │ cmp r4, #0 │ │ │ │ - bne 36a58 │ │ │ │ + bne 3731c │ │ │ │ ldr r0, [r5, #1172] @ 0x494 │ │ │ │ str sl, [r9] │ │ │ │ - bl d0164 │ │ │ │ + bl d7f6c │ │ │ │ subs r4, r0, #0 │ │ │ │ - bne 371f4 │ │ │ │ - ldr r1, [pc, #668] @ 372a0 │ │ │ │ + bne 37ad8 │ │ │ │ + ldr r1, [pc, #668] @ 37b80 │ │ │ │ + add r3, sp, #56 @ 0x38 │ │ │ │ + add r2, sp, #48 @ 0x30 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r9] │ │ │ │ - add r3, sp, #56 @ 0x38 │ │ │ │ - add r2, sp, #48 @ 0x30 │ │ │ │ add r1, sp, #44 @ 0x2c │ │ │ │ - bl 101ac4 │ │ │ │ + bl 10bee8 │ │ │ │ subs r6, r0, #0 │ │ │ │ - blt 3719c │ │ │ │ + blt 37a80 │ │ │ │ add r3, r5, #1136 @ 0x470 │ │ │ │ vldr s0, [r3] │ │ │ │ vcvt.f64.f32 d0, s0 │ │ │ │ - bl 33fb8 │ │ │ │ - vldr d0, [sp, #48] @ 0x30 │ │ │ │ + bl 34630 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov fp, r0 │ │ │ │ - ldr r2, [pc, #604] @ 372a4 │ │ │ │ - ldr r8, [pc, #604] @ 372a8 │ │ │ │ + vldr d0, [sp, #48] @ 0x30 │ │ │ │ + mov r7, #0 │ │ │ │ + mov r3, fp │ │ │ │ + ldr r2, [pc, #596] @ 37b84 │ │ │ │ + ldr r8, [pc, #596] @ 37b88 │ │ │ │ + vldr d1, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r2, #416] @ 0x1a0 │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r0, r6 │ │ │ │ - ldr r0, [pc, #588] @ 372ac │ │ │ │ - mov r7, #0 │ │ │ │ - add r0, pc, r0 │ │ │ │ + ldr r0, [pc, #576] @ 37b8c │ │ │ │ strlt r6, [r2, #416] @ 0x1a0 │ │ │ │ - vldr d1, [sp, #56] @ 0x38 │ │ │ │ mov r2, r6 │ │ │ │ - str r7, [sp] │ │ │ │ - mov r3, fp │ │ │ │ + add r0, pc, r0 │ │ │ │ str r0, [r8] │ │ │ │ mov r0, r5 │ │ │ │ - bl c93ec │ │ │ │ + str r7, [sp] │ │ │ │ + bl d0b6c │ │ │ │ subs r6, r0, #0 │ │ │ │ - bne 36f84 │ │ │ │ + bne 37864 │ │ │ │ cmp fp, #0 │ │ │ │ - beq 36fe0 │ │ │ │ - ldr r8, [sp, #16] │ │ │ │ + beq 378c0 │ │ │ │ + ldr r6, [sp, #16] │ │ │ │ mvn r4, #0 │ │ │ │ - ldr r0, [r5, #1172] @ 0x494 │ │ │ │ add r2, r5, #32 │ │ │ │ - ldr r3, [r0, #8] │ │ │ │ mov r1, #17 │ │ │ │ + ldr r0, [r5, #1172] @ 0x494 │ │ │ │ + vldr d10, [pc, #480] @ 37b70 │ │ │ │ + ldr r3, [r0, #8] │ │ │ │ blx r3 │ │ │ │ ldr r0, [r5, #1172] @ 0x494 │ │ │ │ + add r2, r5, #40 @ 0x28 │ │ │ │ mov r1, #18 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ - add r2, r5, #40 @ 0x28 │ │ │ │ blx r3 │ │ │ │ - vldr d9, [pc, #444] @ 37288 │ │ │ │ - vldr d7, [r5, #32] │ │ │ │ - vcmp.f64 d7, d9 │ │ │ │ + vldr d16, [r5, #32] │ │ │ │ + vcmp.f64 d16, d10 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq 37230 │ │ │ │ + beq 37b14 │ │ │ │ vldr d8, [r5, #96] @ 0x60 │ │ │ │ - vcmp.f64 d8, d9 │ │ │ │ + vcmp.f64 d8, d10 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq 37258 │ │ │ │ - vcmpe.f64 d7, d8 │ │ │ │ + beq 37b64 │ │ │ │ + vcmpe.f64 d16, d8 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bpl 37140 │ │ │ │ + bpl 37a20 │ │ │ │ add r3, r5, #1136 @ 0x470 │ │ │ │ - vldr s11, [r3] │ │ │ │ - vmov.f32 s12, #52 @ 0x41a00000 20.0 │ │ │ │ - ldr r2, [pc, #424] @ 372b0 │ │ │ │ - vmul.f32 s12, s11, s12 │ │ │ │ - add r2, pc, r2 │ │ │ │ + vmov.f32 s15, #52 @ 0x41a00000 20.0 │ │ │ │ + ldr r2, [pc, #428] @ 37b90 │ │ │ │ mov r1, #6 │ │ │ │ mov r0, #1 │ │ │ │ - vcvt.f64.f32 d6, s12 │ │ │ │ - vsub.f64 d6, d8, d6 │ │ │ │ - vcmpe.f64 d7, d6 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcvtpl.f64.f32 d7, s11 │ │ │ │ - vstrmi d7, [r5, #96] @ 0x60 │ │ │ │ - vaddpl.f64 d7, d7, d8 │ │ │ │ - vstrpl d7, [r5, #32] │ │ │ │ - bl ab6e0 │ │ │ │ - vldr d7, [r5, #32] │ │ │ │ + vldr s14, [r3] │ │ │ │ + add r2, pc, r2 │ │ │ │ + vmul.f32 s15, s14, s15 │ │ │ │ + vcvt.f64.f32 d17, s15 │ │ │ │ + vsub.f64 d17, d8, d17 │ │ │ │ + vcmpe.f64 d16, d17 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcvtpl.f64.f32 d16, s14 │ │ │ │ + vstrmi d16, [r5, #96] @ 0x60 │ │ │ │ + vaddpl.f64 d16, d16, d8 │ │ │ │ + vstrpl d16, [r5, #32] │ │ │ │ + bl b155c │ │ │ │ + vldr d16, [r5, #32] │ │ │ │ vldr d8, [r5, #96] @ 0x60 │ │ │ │ - vsub.f64 d8, d7, d8 │ │ │ │ + vsub.f64 d8, d16, d8 │ │ │ │ vcmp.f64 d8, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq 37264 │ │ │ │ - ldr r3, [pc, #348] @ 372b4 │ │ │ │ - vstr d7, [r5, #96] @ 0x60 │ │ │ │ + beq 37b40 │ │ │ │ + ldr r3, [pc, #348] @ 37b94 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r3, #44] @ 0x2c │ │ │ │ ldr r1, [r3, #40] @ 0x28 │ │ │ │ - vldr s14, [r2, #64] @ 0x40 │ │ │ │ + ldr r2, [r3, #44] @ 0x2c │ │ │ │ cmp r1, #0 │ │ │ │ + vldr s15, [r2, #64] @ 0x40 │ │ │ │ + vstr d16, [r5, #96] @ 0x60 │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ + vadd.f64 d16, d16, d8 │ │ │ │ + vcvt.f32.f64 s15, d16 │ │ │ │ + vstr s15, [r2, #64] @ 0x40 │ │ │ │ + beq 37a6c │ │ │ │ + vldr d16, [r3, #104] @ 0x68 │ │ │ │ + vsub.f64 d16, d16, d8 │ │ │ │ + vstr d16, [r3, #104] @ 0x68 │ │ │ │ sub r4, r4, #1 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ clz r4, r4 │ │ │ │ lsr r4, r4, #5 │ │ │ │ - vadd.f64 d7, d7, d8 │ │ │ │ - vcvt.f32.f64 s14, d7 │ │ │ │ - vstr s14, [r2, #64] @ 0x40 │ │ │ │ - vldrne d7, [r3, #104] @ 0x68 │ │ │ │ - vsubne.f64 d7, d7, d8 │ │ │ │ - vstrne d7, [r3, #104] @ 0x68 │ │ │ │ - str r4, [r8] │ │ │ │ - b 36a5c │ │ │ │ + str r4, [r6] │ │ │ │ + b 37320 │ │ │ │ mov fp, r4 │ │ │ │ mov r6, r4 │ │ │ │ + vldr d0, [pc, #224] @ 37b70 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ - vldr d0, [pc, #212] @ 37288 │ │ │ │ mov r4, #1 │ │ │ │ vstr d8, [sp, #48] @ 0x30 │ │ │ │ - b 37040 │ │ │ │ + b 37920 │ │ │ │ ldr r0, [r2, #32] │ │ │ │ - bl 17b418 │ │ │ │ + bl 18a834 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r0, [r2, #32] │ │ │ │ - bl 17b450 │ │ │ │ + bl 18a878 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [r2, #44] @ 0x2c │ │ │ │ - vldr d6, [r3, #32] │ │ │ │ - b 36b94 │ │ │ │ + vldr d17, [r3, #32] │ │ │ │ + b 3746c │ │ │ │ ldr r2, [r4, #16] │ │ │ │ - ldr r3, [sl, #16] │ │ │ │ + ldr r3, [fp, #16] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 36cf0 │ │ │ │ - b 36d24 │ │ │ │ - ldr r8, [sp, #16] │ │ │ │ + bne 375c0 │ │ │ │ + b 375f4 │ │ │ │ + ldr r6, [sp, #16] │ │ │ │ mov r4, #1 │ │ │ │ - b 3709c │ │ │ │ + b 3797c │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 17b1fc │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ + bl 18a5d8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ + ldr r2, [sp, #28] │ │ │ │ str r0, [r2, #420] @ 0x1a4 │ │ │ │ ldr r2, [r3, #1216] @ 0x4c0 │ │ │ │ cmp r0, r2 │ │ │ │ - beq 36f1c │ │ │ │ + beq 377fc │ │ │ │ str r0, [r3, #1216] @ 0x4c0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 34c20 │ │ │ │ - b 36f1c │ │ │ │ - ldr r2, [pc, #128] @ 372b8 │ │ │ │ + bl 3539c │ │ │ │ + b 377fc │ │ │ │ + ldr r2, [pc, #124] @ 37b98 │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, r1 │ │ │ │ - bl ab6e0 │ │ │ │ - vldr d7, [r5, #96] @ 0x60 │ │ │ │ - vcmp.f64 d7, d9 │ │ │ │ - vstr d7, [r5, #32] │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq 37260 │ │ │ │ - vmov.f64 d8, d7 │ │ │ │ - b 37140 │ │ │ │ - vldr d8, [pc, #40] @ 37290 │ │ │ │ - ldr r3, [pc, #80] @ 372bc │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + vldr d16, [r5, #96] @ 0x60 │ │ │ │ + vcmp.f64 d16, d10 │ │ │ │ + vstr d16, [r5, #32] │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne 37b64 │ │ │ │ + vmov.i64 d8, #0x0000000000000000 │ │ │ │ + ldr r3, [pc, #84] @ 37b9c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ - addeq r3, r5, #1136 @ 0x470 │ │ │ │ - vldreq s16, [r3] │ │ │ │ - vcvteq.f64.f32 d8, s16 │ │ │ │ - b 37150 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ + bne 37a30 │ │ │ │ + add r3, r5, #1136 @ 0x470 │ │ │ │ + vldr s16, [r3] │ │ │ │ + vcvt.f64.f32 d8, s16 │ │ │ │ + b 37a30 │ │ │ │ + vmov.f64 d8, d16 │ │ │ │ + b 37a20 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ andeq r0, r0, r0 │ │ │ │ mvngt r0, #0 │ │ │ │ - ... │ │ │ │ - eorseq r9, r0, ip, lsr #1 │ │ │ │ - andseq r1, r9, r0, lsr r7 │ │ │ │ - andseq r1, r9, r8, lsr #13 │ │ │ │ - eorseq r1, r1, r0, lsl r8 │ │ │ │ - eorseq r1, r1, r8, lsl #16 │ │ │ │ - andseq r1, r9, r0, lsl #13 │ │ │ │ - andseq r1, r9, r4, lsl r6 │ │ │ │ - eorseq r8, r0, r0, ror #29 │ │ │ │ - andseq r1, r9, r8, asr #9 │ │ │ │ - ldrsbteq r8, [r0], -r0 │ │ │ │ + eorseq r8, r2, r4, asr #15 │ │ │ │ + mulseq sl, r4, r0 │ │ │ │ + andseq r3, sl, r0, lsl r0 │ │ │ │ + eorseq r0, r3, r4, lsr #30 │ │ │ │ + eorseq r0, r3, ip, lsl pc │ │ │ │ + andseq r2, sl, r0, ror #31 │ │ │ │ + andseq r2, sl, r0, lsl #31 │ │ │ │ + eorseq r8, r2, r4, lsl #12 │ │ │ │ + andseq r2, sl, r0, lsr lr │ │ │ │ + ldrshteq r8, [r2], -r4 │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ bx lr │ │ │ │ ldr r0, [r0, #8] │ │ │ │ bx lr │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ bx lr │ │ │ │ ldr r0, [r0, #16] │ │ │ │ bx lr │ │ │ │ add r0, r0, #60 @ 0x3c │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - mov r3, r0 │ │ │ │ mov r5, r0 │ │ │ │ - ldr r0, [pc, #28] @ 37324 │ │ │ │ + ldr r0, [pc, #44] @ 37c18 │ │ │ │ mov r4, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ + mov r3, r5 │ │ │ │ mov r1, #0 │ │ │ │ - bl 2f808 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl 2fc64 │ │ │ │ cmp r4, #0 │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ ldrne r3, [r5, #120] @ 0x78 │ │ │ │ strne r3, [r4] │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x001bfdd0 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + andseq r1, sp, r4, lsr r7 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ bx lr │ │ │ │ ldr r0, [r0, #32] │ │ │ │ bx lr │ │ │ │ ldr r0, [r0, #40] @ 0x28 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r0, [r0, #140] @ 0x8c │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - ldr r3, [pc, #560] @ 37590 │ │ │ │ + ldr r3, [pc, #728] @ 37f30 │ │ │ │ cmp r0, #6 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr ip, [r3, #40] @ 0x28 │ │ │ │ - ldr lr, [r3, #44] @ 0x2c │ │ │ │ - bhi 373bc │ │ │ │ + ldr r2, [r3, #40] @ 0x28 │ │ │ │ + ldr ip, [r3, #44] @ 0x2c │ │ │ │ + bhi 37cbc │ │ │ │ cmp r0, #3 │ │ │ │ - bhi 373ac │ │ │ │ + bhi 37ca4 │ │ │ │ sub r3, r0, #1 │ │ │ │ cmp r3, #2 │ │ │ │ - bhi 374e4 │ │ │ │ - cmp lr, #0 │ │ │ │ - beq 373b4 │ │ │ │ - ldr r3, [pc, #512] @ 37594 │ │ │ │ + bhi 37e48 │ │ │ │ + cmp ip, #0 │ │ │ │ + beq 37cac │ │ │ │ + ldr r3, [pc, #680] @ 37f34 │ │ │ │ sub r0, r0, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r0, #11 │ │ │ │ - bhi 374fc │ │ │ │ + bhi 37e68 │ │ │ │ ldrb r0, [r3, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ nop {0} │ │ │ │ - cmp ip, #0 │ │ │ │ - bne 3738c │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 37c84 │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ mov r0, #0 │ │ │ │ - pop {r4, pc} │ │ │ │ - sub r2, r0, #7 │ │ │ │ - cmp r2, #6 │ │ │ │ - bhi 373b4 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + sub r1, r0, #7 │ │ │ │ + cmp r1, #6 │ │ │ │ + bhi 37cac │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 3738c │ │ │ │ - b 373b4 │ │ │ │ - ldr r0, [pc, #440] @ 37598 │ │ │ │ - pop {r4, lr} │ │ │ │ - add r0, pc, r0 │ │ │ │ - b 340c8 │ │ │ │ - ldr r0, [pc, #428] @ 3759c │ │ │ │ - pop {r4, lr} │ │ │ │ - add r0, pc, r0 │ │ │ │ - b 340c8 │ │ │ │ - ldr r0, [pc, #416] @ 375a0 │ │ │ │ - pop {r4, lr} │ │ │ │ - add r0, pc, r0 │ │ │ │ - b 340c8 │ │ │ │ - ldr r0, [pc, #404] @ 375a4 │ │ │ │ - pop {r4, lr} │ │ │ │ - add r0, pc, r0 │ │ │ │ - b 340c8 │ │ │ │ - ldr r0, [pc, #392] @ 375a8 │ │ │ │ - pop {r4, lr} │ │ │ │ - add r0, pc, r0 │ │ │ │ - b 340c8 │ │ │ │ - ldr r0, [pc, #380] @ 375ac │ │ │ │ - pop {r4, lr} │ │ │ │ + bne 37c84 │ │ │ │ + b 37cac │ │ │ │ + ldr r0, [pc, #600] @ 37f38 │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + add sp, sp, #8 │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [ip, #76] @ 0x4c │ │ │ │ - ldr r1, [ip, #68] @ 0x44 │ │ │ │ - b ab768 │ │ │ │ - ldr r3, [ip, #88] @ 0x58 │ │ │ │ - ldr r2, [pc, #356] @ 375b0 │ │ │ │ - asr r1, r3, #31 │ │ │ │ - smull r2, r3, r2, r3 │ │ │ │ - ldr r0, [pc, #348] @ 375b4 │ │ │ │ - pop {r4, lr} │ │ │ │ + b 34750 │ │ │ │ + ldr r0, [pc, #580] @ 37f3c │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + add sp, sp, #8 │ │ │ │ add r0, pc, r0 │ │ │ │ - rsb r1, r1, r3, asr #3 │ │ │ │ - b ab768 │ │ │ │ - ldr ip, [ip, #4] │ │ │ │ - cmp ip, #0 │ │ │ │ - beq 373b4 │ │ │ │ - ldr r0, [ip, #976] @ 0x3d0 │ │ │ │ + b 34750 │ │ │ │ + ldr r0, [pc, #560] @ 37f40 │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + add sp, sp, #8 │ │ │ │ + add r0, pc, r0 │ │ │ │ + b 34750 │ │ │ │ + ldr r0, [pc, #540] @ 37f44 │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + add sp, sp, #8 │ │ │ │ + add r0, pc, r0 │ │ │ │ + b 34750 │ │ │ │ + ldr r0, [pc, #520] @ 37f48 │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + add sp, sp, #8 │ │ │ │ + add r0, pc, r0 │ │ │ │ + b 34750 │ │ │ │ + ldr r0, [pc, #500] @ 37f4c │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + add sp, sp, #8 │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [r2, #68] @ 0x44 │ │ │ │ + ldr r2, [r2, #76] @ 0x4c │ │ │ │ + b b15e4 │ │ │ │ + ldr r3, [r2, #88] @ 0x58 │ │ │ │ + movw r1, #19923 @ 0x4dd3 │ │ │ │ + movt r1, #4194 @ 0x1062 │ │ │ │ + ldr r0, [pc, #460] @ 37f50 │ │ │ │ + ldr r4, [sp] │ │ │ │ + smull r2, r1, r1, r3 │ │ │ │ + asr r3, r3, #31 │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + add sp, sp, #8 │ │ │ │ + add r0, pc, r0 │ │ │ │ + rsb r1, r3, r1, asr #3 │ │ │ │ + b b15e4 │ │ │ │ + ldr r2, [r2, #4] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 37cac │ │ │ │ + ldr r0, [r2, #976] @ 0x3d0 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 373b4 │ │ │ │ - bl a2bf8 │ │ │ │ - pop {r4, lr} │ │ │ │ - b 21f74 │ │ │ │ - ldr r0, [pc, #296] @ 375b8 │ │ │ │ - ldr r2, [lr, #1160] @ 0x488 │ │ │ │ - ldr r1, [lr, #1156] @ 0x484 │ │ │ │ - add r0, pc, r0 │ │ │ │ - pop {r4, lr} │ │ │ │ - b ab768 │ │ │ │ - ldr r3, [lr, #1152] @ 0x480 │ │ │ │ - ldr r0, [pc, #272] @ 375bc │ │ │ │ + beq 37cac │ │ │ │ + bl a81d4 │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + add sp, sp, #8 │ │ │ │ + b 21edc │ │ │ │ + ldr r0, [pc, #384] @ 37f54 │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + add sp, sp, #8 │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [ip, #1156] @ 0x484 │ │ │ │ + ldr r2, [ip, #1160] @ 0x488 │ │ │ │ + b b15e4 │ │ │ │ + ldr r3, [ip, #1152] @ 0x480 │ │ │ │ + ldr r0, [pc, #352] @ 37f58 │ │ │ │ + ldr r4, [sp] │ │ │ │ cmp r3, #0 │ │ │ │ add r1, r3, #127 @ 0x7f │ │ │ │ movge r1, r3 │ │ │ │ - pop {r4, lr} │ │ │ │ - add r0, pc, r0 │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + add sp, sp, #8 │ │ │ │ asr r1, r1, #7 │ │ │ │ - b ab768 │ │ │ │ - ldr r0, [pc, #244] @ 375c0 │ │ │ │ - pop {r4, lr} │ │ │ │ - add r0, pc, r0 │ │ │ │ - b 340c8 │ │ │ │ - ldr r0, [pc, #232] @ 375c4 │ │ │ │ - pop {r4, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ - b 340c8 │ │ │ │ - ldr r3, [pc, #220] @ 375c8 │ │ │ │ + b b15e4 │ │ │ │ + ldr r0, [pc, #316] @ 37f5c │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + add sp, sp, #8 │ │ │ │ + add r0, pc, r0 │ │ │ │ + b 34750 │ │ │ │ + ldr r0, [pc, #296] @ 37f60 │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + add sp, sp, #8 │ │ │ │ + add r0, pc, r0 │ │ │ │ + b 34750 │ │ │ │ + ldr r3, [pc, #276] @ 37f64 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #44] @ 0x2c │ │ │ │ - bl ad824 │ │ │ │ - pop {r4, lr} │ │ │ │ - b 21f74 │ │ │ │ - ldr r1, [lr, #8] │ │ │ │ + bl b37c4 │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + add sp, sp, #8 │ │ │ │ + b 21edc │ │ │ │ + ldr r1, [ip, #8] │ │ │ │ cmp r1, #268435457 @ 0x10000001 │ │ │ │ - beq 3753c │ │ │ │ + beq 37eb4 │ │ │ │ cmp r1, #268435458 @ 0x10000002 │ │ │ │ - beq 3754c │ │ │ │ + beq 37ecc │ │ │ │ cmp r1, #268435460 @ 0x10000004 │ │ │ │ - beq 3755c │ │ │ │ + beq 37ee4 │ │ │ │ cmp r1, #268435461 @ 0x10000005 │ │ │ │ - beq 3756c │ │ │ │ - ldr r3, [pc, #164] @ 375cc │ │ │ │ + beq 37efc │ │ │ │ + movw r3, #8224 @ 0x2020 │ │ │ │ + movt r3, #8224 @ 0x2020 │ │ │ │ cmp r1, r3 │ │ │ │ - bcs 3757c │ │ │ │ - ldr r0, [pc, #156] @ 375d0 │ │ │ │ - pop {r4, lr} │ │ │ │ - add r0, pc, r0 │ │ │ │ - b ab768 │ │ │ │ - ldr r0, [pc, #144] @ 375d4 │ │ │ │ - pop {r4, lr} │ │ │ │ - add r0, pc, r0 │ │ │ │ - b 21f74 │ │ │ │ - ldr r0, [pc, #132] @ 375d8 │ │ │ │ - pop {r4, lr} │ │ │ │ - add r0, pc, r0 │ │ │ │ - b 21f74 │ │ │ │ - ldr r0, [pc, #120] @ 375dc │ │ │ │ - pop {r4, lr} │ │ │ │ - add r0, pc, r0 │ │ │ │ - b 21f74 │ │ │ │ - ldr r0, [pc, #108] @ 375e0 │ │ │ │ - pop {r4, lr} │ │ │ │ - add r0, pc, r0 │ │ │ │ - b 21f74 │ │ │ │ - ldr r0, [pc, #96] @ 375e4 │ │ │ │ - add r1, lr, #8 │ │ │ │ - add r0, pc, r0 │ │ │ │ - pop {r4, lr} │ │ │ │ - b ab768 │ │ │ │ - ldrsbteq r8, [r0], -r8 │ │ │ │ - mulseq ip, r2, r4 │ │ │ │ - andseq r1, r9, ip, lsl #7 │ │ │ │ - andseq r1, r9, r4, ror r3 │ │ │ │ - andseq r1, r9, ip, asr r3 │ │ │ │ - andseq r1, r9, r4, asr #6 │ │ │ │ - andseq r1, r9, ip, lsr #6 │ │ │ │ - andseq r1, r9, ip, lsl #6 │ │ │ │ - ldrdne r4, [r2], #-211 @ 0xffffff2d @ │ │ │ │ - @ instruction: 0x00190ab8 │ │ │ │ - andseq r1, r9, r0, lsr #5 │ │ │ │ - andseq r0, r9, r8, asr sl │ │ │ │ - andseq r1, r9, r8, lsr #5 │ │ │ │ - andseq r1, r9, r0, lsr #5 │ │ │ │ - eorseq r1, r1, r0, ror r3 │ │ │ │ - eorcs r2, r0, r0, lsr #32 │ │ │ │ - andseq pc, r8, r0, lsl ip @ │ │ │ │ - andseq pc, r8, r0, ror #23 │ │ │ │ - andseq r9, ip, r8, lsl r2 │ │ │ │ - andseq pc, r8, r8, asr #23 │ │ │ │ - andseq pc, r8, r0, asr #23 │ │ │ │ - @ instruction: 0x0018fbb8 │ │ │ │ + bcs 37f14 │ │ │ │ + ldr r0, [pc, #196] @ 37f68 │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + add sp, sp, #8 │ │ │ │ + add r0, pc, r0 │ │ │ │ + b b15e4 │ │ │ │ + ldr r0, [pc, #176] @ 37f6c │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + add sp, sp, #8 │ │ │ │ + add r0, pc, r0 │ │ │ │ + b 21edc │ │ │ │ + ldr r0, [pc, #156] @ 37f70 │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + add sp, sp, #8 │ │ │ │ + add r0, pc, r0 │ │ │ │ + b 21edc │ │ │ │ + ldr r0, [pc, #136] @ 37f74 │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + add sp, sp, #8 │ │ │ │ + add r0, pc, r0 │ │ │ │ + b 21edc │ │ │ │ + ldr r0, [pc, #116] @ 37f78 │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + add sp, sp, #8 │ │ │ │ + add r0, pc, r0 │ │ │ │ + b 21edc │ │ │ │ + ldr r0, [pc, #96] @ 37f7c │ │ │ │ + add r1, ip, #8 │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + add sp, sp, #8 │ │ │ │ + add r0, pc, r0 │ │ │ │ + b b15e4 │ │ │ │ + eorseq r8, r2, r0, ror #7 │ │ │ │ + andseq r0, lr, sl, ror #27 │ │ │ │ + @ instruction: 0x001a2cd4 │ │ │ │ + @ instruction: 0x001a2cb4 │ │ │ │ + mulseq sl, r4, ip │ │ │ │ + andseq r2, sl, r4, ror ip │ │ │ │ + andseq r2, sl, r4, asr ip │ │ │ │ + andseq r2, sl, ip, lsr #24 │ │ │ │ + andseq r2, sl, ip, asr #7 │ │ │ │ + andseq r2, sl, r8, lsr #23 │ │ │ │ + andseq r2, sl, r0, asr r3 │ │ │ │ + mulseq sl, ip, fp │ │ │ │ + andseq r2, sl, ip, lsl #23 │ │ │ │ + eorseq r0, r3, ip, lsl #20 │ │ │ │ + andseq r1, sl, r8, ror #9 │ │ │ │ + @ instruction: 0x001a14b0 │ │ │ │ + andseq sl, sp, r0, ror #21 │ │ │ │ + andseq r1, sl, r8, lsl #9 │ │ │ │ + andseq r1, sl, r8, ror r4 │ │ │ │ + andseq r1, sl, r4, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r5, [pc, #1132] @ 37a6c │ │ │ │ - ldr r2, [pc, #1132] @ 37a70 │ │ │ │ + ldr r5, [pc, #1152] @ 38424 │ │ │ │ + mov r4, r0 │ │ │ │ + mov r1, #7 │ │ │ │ + mov r0, #1 │ │ │ │ + ldr r2, [pc, #1140] @ 38428 │ │ │ │ + ldr r7, [pc, #1140] @ 3842c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r7, [pc, #1124] @ 37a74 │ │ │ │ - and r4, r0, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + and r4, r4, r3 │ │ │ │ mov r3, r4 │ │ │ │ - mov r1, #7 │ │ │ │ - mov r0, #1 │ │ │ │ - bl ab6e0 │ │ │ │ + bl b155c │ │ │ │ tst r4, #1024 @ 0x400 │ │ │ │ - add r7, pc, r7 │ │ │ │ - beq 37674 │ │ │ │ + beq 3801c │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [pc, #1084] @ 37a78 │ │ │ │ + ldr r2, [pc, #1100] @ 38430 │ │ │ │ bic r3, r3, #1024 @ 0x400 │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [r2, #40] @ 0x28 │ │ │ │ str r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r3, [pc, #1068] @ 37a7c │ │ │ │ - cmp r0, #0 │ │ │ │ + ldr r3, [pc, #1088] @ 38434 │ │ │ │ + ldr r0, [r2, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ + cmp r0, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 37660 │ │ │ │ - bl c556c │ │ │ │ - ldr r3, [pc, #1048] @ 37a80 │ │ │ │ + beq 38008 │ │ │ │ + bl cca2c │ │ │ │ + ldr r3, [pc, #1064] @ 38438 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #40] @ 0x28 │ │ │ │ str r2, [r3, #64] @ 0x40 │ │ │ │ tst r4, #2048 @ 0x800 │ │ │ │ - beq 376d0 │ │ │ │ - ldr r3, [pc, #1024] @ 37a84 │ │ │ │ - ldr r1, [pc, #1024] @ 37a88 │ │ │ │ + beq 38078 │ │ │ │ + ldr r3, [pc, #1040] @ 3843c │ │ │ │ + ldr r0, [pc, #1040] @ 38440 │ │ │ │ + ldr r1, [pc, #1040] @ 38444 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #40] @ 0x28 │ │ │ │ + add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bic r2, r2, #2048 @ 0x800 │ │ │ │ + str r0, [r3] │ │ │ │ ldr r0, [r1, #44] @ 0x2c │ │ │ │ + bic r2, r2, #2048 @ 0x800 │ │ │ │ str r2, [r3, #40] @ 0x28 │ │ │ │ - ldr r2, [pc, #1000] @ 37a8c │ │ │ │ cmp r0, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 376b4 │ │ │ │ - bl c901c │ │ │ │ - ldr r2, [pc, #980] @ 37a90 │ │ │ │ - ldr r3, [pc, #980] @ 37a94 │ │ │ │ + beq 3805c │ │ │ │ + bl d0758 │ │ │ │ + ldr r2, [pc, #996] @ 38448 │ │ │ │ mov r1, #0 │ │ │ │ + ldr r3, [pc, #992] @ 3844c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r2, #44] @ 0x2c │ │ │ │ str r1, [r3, #424] @ 0x1a8 │ │ │ │ tst r4, #512 @ 0x200 │ │ │ │ - beq 37720 │ │ │ │ - ldr r3, [pc, #952] @ 37a98 │ │ │ │ - ldr r1, [pc, #952] @ 37a9c │ │ │ │ + beq 380c8 │ │ │ │ + ldr r3, [pc, #968] @ 38450 │ │ │ │ + ldr r0, [pc, #968] @ 38454 │ │ │ │ + ldr r1, [pc, #968] @ 38458 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #40] @ 0x28 │ │ │ │ + add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bic r2, r2, #512 @ 0x200 │ │ │ │ + str r0, [r3] │ │ │ │ ldr r0, [r1, #36] @ 0x24 │ │ │ │ + bic r2, r2, #512 @ 0x200 │ │ │ │ str r2, [r3, #40] @ 0x28 │ │ │ │ - ldr r2, [pc, #928] @ 37aa0 │ │ │ │ cmp r0, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 37710 │ │ │ │ - bl 1013ec │ │ │ │ - ldr r3, [pc, #908] @ 37aa4 │ │ │ │ + beq 380b8 │ │ │ │ + bl 10b79c │ │ │ │ + ldr r3, [pc, #924] @ 3845c │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ tst r4, #64 @ 0x40 │ │ │ │ - beq 37770 │ │ │ │ - ldr r3, [pc, #888] @ 37aa8 │ │ │ │ - ldr r1, [pc, #888] @ 37aac │ │ │ │ + beq 38118 │ │ │ │ + ldr r3, [pc, #904] @ 38460 │ │ │ │ + ldr r0, [pc, #904] @ 38464 │ │ │ │ + ldr r1, [pc, #904] @ 38468 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #40] @ 0x28 │ │ │ │ + add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bic r2, r2, #64 @ 0x40 │ │ │ │ + str r0, [r3] │ │ │ │ ldr r0, [r1, #32] │ │ │ │ + bic r2, r2, #64 @ 0x40 │ │ │ │ str r2, [r3, #40] @ 0x28 │ │ │ │ - ldr r2, [pc, #864] @ 37ab0 │ │ │ │ cmp r0, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 37760 │ │ │ │ - bl 15ae38 │ │ │ │ - ldr r3, [pc, #844] @ 37ab4 │ │ │ │ + beq 38108 │ │ │ │ + bl 168b7c │ │ │ │ + ldr r3, [pc, #860] @ 3846c │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #32] │ │ │ │ tst r4, #1 │ │ │ │ - beq 37818 │ │ │ │ - ldr r3, [pc, #824] @ 37ab8 │ │ │ │ - ldr r5, [pc, #824] @ 37abc │ │ │ │ + beq 381c0 │ │ │ │ + ldr r3, [pc, #840] @ 38470 │ │ │ │ + ldr r1, [pc, #840] @ 38474 │ │ │ │ + ldr r5, [pc, #840] @ 38478 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #40] @ 0x28 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ + str r1, [r3] │ │ │ │ bic r2, r2, #1 │ │ │ │ str r2, [r3, #40] @ 0x28 │ │ │ │ - ldr r2, [pc, #804] @ 37ac0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ ldr r3, [r5, #84] @ 0x54 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r5, #1188] @ 0x4a4 │ │ │ │ mov r3, #0 │ │ │ │ - cmp r0, r3 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - beq 377c4 │ │ │ │ - bl cb554 │ │ │ │ - ldr r5, [pc, #760] @ 37ac4 │ │ │ │ + cmp r0, r3 │ │ │ │ + beq 3816c │ │ │ │ + bl d2dec │ │ │ │ + ldr r5, [pc, #776] @ 3847c │ │ │ │ mov r6, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r5, #1192] @ 0x4a8 │ │ │ │ str r6, [r5, #1188] @ 0x4a4 │ │ │ │ - bl 24c8c │ │ │ │ - ldr r3, [pc, #740] @ 37ac8 │ │ │ │ + bl 24bb8 │ │ │ │ + ldr r3, [pc, #756] @ 38480 │ │ │ │ str r6, [r5, #1192] @ 0x4a8 │ │ │ │ str r6, [r5, #1196] @ 0x4ac │ │ │ │ str r6, [r5, #1200] @ 0x4b0 │ │ │ │ ldr r5, [r7, r3] │ │ │ │ ldr r0, [r5] │ │ │ │ cmp r0, r6 │ │ │ │ - beq 37818 │ │ │ │ - ldr r3, [pc, #712] @ 37acc │ │ │ │ - ldr r2, [pc, #712] @ 37ad0 │ │ │ │ + beq 381c0 │ │ │ │ + ldr r3, [pc, #728] @ 38484 │ │ │ │ + ldr r2, [pc, #728] @ 38488 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ - bl 163fa8 │ │ │ │ + bl 172384 │ │ │ │ str r6, [r5] │ │ │ │ tst r4, #8 │ │ │ │ - bne 379c4 │ │ │ │ + bne 3837c │ │ │ │ tst r4, #4096 @ 0x1000 │ │ │ │ - beq 378e0 │ │ │ │ - ldr r2, [pc, #676] @ 37ad4 │ │ │ │ - ldr r8, [pc, #676] @ 37ad8 │ │ │ │ + beq 38288 │ │ │ │ + ldr r2, [pc, #692] @ 3848c │ │ │ │ + ldr r8, [pc, #692] @ 38490 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, #40] @ 0x28 │ │ │ │ add r8, pc, r8 │ │ │ │ bic r3, r3, #4096 @ 0x1000 │ │ │ │ str r3, [r2, #40] @ 0x28 │ │ │ │ ldr r3, [r8, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ - ble 37894 │ │ │ │ - ldr r3, [pc, #644] @ 37adc │ │ │ │ + ble 3823c │ │ │ │ + ldr r3, [pc, #660] @ 38494 │ │ │ │ add r6, r8, #144 @ 0x90 │ │ │ │ - add r3, pc, r3 │ │ │ │ mov r5, #0 │ │ │ │ + add r3, pc, r3 │ │ │ │ str r3, [r2] │ │ │ │ ldr r0, [r6, #516] @ 0x204 │ │ │ │ - bl 16f4c0 │ │ │ │ + bl 17e010 │ │ │ │ ldr r0, [r6, #4]! │ │ │ │ cmp r0, #0 │ │ │ │ - beq 3787c │ │ │ │ - bl 22358 │ │ │ │ + beq 38224 │ │ │ │ + bl 222b4 │ │ │ │ ldr r3, [r8, #132] @ 0x84 │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ - bgt 37864 │ │ │ │ + bgt 3820c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r8, #132] @ 0x84 │ │ │ │ - ldr r3, [pc, #580] @ 37ae0 │ │ │ │ - ldr r1, [pc, #580] @ 37ae4 │ │ │ │ - ldr r2, [r7, r3] │ │ │ │ + ldr r1, [pc, #596] @ 38498 │ │ │ │ mov r3, #0 │ │ │ │ - str r3, [r2] │ │ │ │ - ldr r2, [pc, #568] @ 37ae8 │ │ │ │ + ldr r2, [pc, #592] @ 3849c │ │ │ │ ldr r1, [r7, r1] │ │ │ │ str r3, [r1] │ │ │ │ - ldr r1, [pc, #560] @ 37aec │ │ │ │ + ldr r1, [r7, r2] │ │ │ │ + ldr r2, [pc, #580] @ 384a0 │ │ │ │ + str r3, [r1] │ │ │ │ + ldr r1, [pc, #576] @ 384a4 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ str r3, [r2] │ │ │ │ - ldr r2, [pc, #552] @ 37af0 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ + ldr r2, [pc, #564] @ 384a8 │ │ │ │ str r3, [r1] │ │ │ │ ldr r3, [r7, r2] │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 378e0 │ │ │ │ - bl 23264 │ │ │ │ + beq 38288 │ │ │ │ + bl 231b4 │ │ │ │ tst r4, #256 @ 0x100 │ │ │ │ - beq 37928 │ │ │ │ - ldr r2, [pc, #516] @ 37af4 │ │ │ │ - ldr r3, [pc, #516] @ 37af8 │ │ │ │ + beq 382d0 │ │ │ │ + ldr r2, [pc, #532] @ 384ac │ │ │ │ + ldr r0, [pc, #532] @ 384b0 │ │ │ │ + ldr r3, [pc, #532] @ 384b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r2, #40] @ 0x28 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r2] │ │ │ │ bic r1, r1, #256 @ 0x100 │ │ │ │ str r1, [r2, #40] @ 0x28 │ │ │ │ - ldr r1, [pc, #500] @ 37afc │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2] │ │ │ │ ldr r5, [r7, r3] │ │ │ │ ldr r0, [r5] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 37920 │ │ │ │ - bl 1719b0 │ │ │ │ + beq 382c8 │ │ │ │ + bl 180634 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ tst r4, #2 │ │ │ │ - beq 379a0 │ │ │ │ - ldr r3, [pc, #456] @ 37b00 │ │ │ │ - ldr r0, [pc, #456] @ 37b04 │ │ │ │ + beq 38348 │ │ │ │ + ldr r3, [pc, #472] @ 384b8 │ │ │ │ + ldr r1, [pc, #472] @ 384bc │ │ │ │ + ldr r0, [pc, #472] @ 384c0 │ │ │ │ add r3, pc, r3 │ │ │ │ - add r0, pc, r0 │ │ │ │ ldr r2, [r3, #40] @ 0x28 │ │ │ │ - ldrsh ip, [r0, #116] @ 0x74 │ │ │ │ - ldr r1, [pc, #440] @ 37b08 │ │ │ │ - bic r2, r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ - cmp ip, #0 │ │ │ │ + add r0, pc, r0 │ │ │ │ str r1, [r3] │ │ │ │ + ldrsh r1, [r0, #116] @ 0x74 │ │ │ │ + bic r2, r2, #2 │ │ │ │ str r2, [r3, #40] @ 0x28 │ │ │ │ - bne 37a60 │ │ │ │ - ldr r2, [pc, #416] @ 37b0c │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 38418 │ │ │ │ + ldr r2, [pc, #432] @ 384c4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 3798c │ │ │ │ + beq 38334 │ │ │ │ ldr r0, [r2, #20] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ blx r3 │ │ │ │ - ldr r3, [pc, #380] @ 37b10 │ │ │ │ + ldr r3, [pc, #396] @ 384c8 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #8] │ │ │ │ str r2, [r3, #60] @ 0x3c │ │ │ │ tst r4, #4 │ │ │ │ - bne 37a38 │ │ │ │ + bne 383f0 │ │ │ │ tst r4, #128 @ 0x80 │ │ │ │ - bne 37a00 │ │ │ │ - ldr r3, [pc, #348] @ 37b14 │ │ │ │ + bne 383b8 │ │ │ │ + ldr r3, [pc, #364] @ 384cc │ │ │ │ mov r2, #0 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ str r2, [r3] │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r3, [pc, #332] @ 37b18 │ │ │ │ - ldr r2, [pc, #332] @ 37b1c │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r3, [pc, #332] @ 384d0 │ │ │ │ + ldr r0, [pc, #332] @ 384d4 │ │ │ │ + ldr r2, [pc, #332] @ 384d8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r3, #40] @ 0x28 │ │ │ │ + add r0, pc, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - ldr r2, [pc, #316] @ 37b20 │ │ │ │ + str r0, [r3] │ │ │ │ + mov r0, #1 │ │ │ │ bic r1, r1, #8 │ │ │ │ str r1, [r3, #40] @ 0x28 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #7 │ │ │ │ - mov r0, #1 │ │ │ │ - bl ab6e0 │ │ │ │ - bl 159ed4 │ │ │ │ - b 37820 │ │ │ │ - ldr r4, [pc, #284] @ 37b24 │ │ │ │ - ldr r2, [pc, #284] @ 37b28 │ │ │ │ + bl b155c │ │ │ │ + bl 167b3c │ │ │ │ + b 381c8 │ │ │ │ + ldr r4, [pc, #284] @ 384dc │ │ │ │ + ldr r2, [pc, #284] @ 384e0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ + str r2, [r4] │ │ │ │ bic r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ - str r2, [r4] │ │ │ │ - bl 3ce38 │ │ │ │ + bl 3dbb4 │ │ │ │ ldr r3, [r4, #428] @ 0x1ac │ │ │ │ cmp r3, #0 │ │ │ │ - beq 379b0 │ │ │ │ - bl 860ac │ │ │ │ - b 379b0 │ │ │ │ - ldr r3, [pc, #236] @ 37b2c │ │ │ │ - ldr r1, [pc, #236] @ 37b30 │ │ │ │ + beq 38358 │ │ │ │ + bl 8a00c │ │ │ │ + b 38358 │ │ │ │ + ldr r3, [pc, #236] @ 384e4 │ │ │ │ + ldr r1, [pc, #236] @ 384e8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ - bic r2, r2, #4 │ │ │ │ str r1, [r3] │ │ │ │ + bic r2, r2, #4 │ │ │ │ str r2, [r3, #40] @ 0x28 │ │ │ │ - bl 736c8 │ │ │ │ - b 379a8 │ │ │ │ + bl 76878 │ │ │ │ + b 38350 │ │ │ │ add r0, r0, #60 @ 0x3c │ │ │ │ - bl 33aa4 │ │ │ │ - b 37964 │ │ │ │ - eorseq r1, r1, r8, asr r2 │ │ │ │ - andseq r1, r9, r4, ror r1 │ │ │ │ - mlaseq r0, r8, ip, r6 │ │ │ │ - ldrshteq r8, [r0], -ip │ │ │ │ - andseq r1, r9, r8, asr #2 │ │ │ │ - ldrsbteq r8, [r0], -r0 │ │ │ │ - ldrsbteq r1, [r1], -r4 │ │ │ │ - eorseq r8, r0, ip, lsr #19 │ │ │ │ - andseq r1, r9, r4, lsl #2 │ │ │ │ - eorseq r8, r0, r8, ror r9 │ │ │ │ - mlaseq r1, r4, r1, r1 │ │ │ │ - eorseq r1, r1, r8, ror r1 │ │ │ │ - eorseq r8, r0, r0, asr r9 │ │ │ │ - ldrheq r1, [r9], -r8 │ │ │ │ - eorseq r8, r0, r0, lsr #18 │ │ │ │ - eorseq r1, r1, r8, lsr #2 │ │ │ │ - eorseq r8, r0, r0, lsl #18 │ │ │ │ - andseq r1, r9, r8, ror r0 │ │ │ │ - ldrsbteq r8, [r0], -r0 │ │ │ │ - ldrsbteq r1, [r1], -r8 │ │ │ │ - ldrhteq r8, [r0], -r0 │ │ │ │ - andseq r1, r9, r0, asr #32 │ │ │ │ - eorseq r8, r0, ip, ror #16 │ │ │ │ - andeq r1, r0, r8, lsr #14 │ │ │ │ - eorseq r1, r1, r4, asr r0 │ │ │ │ - @ instruction: 0x00190fdc │ │ │ │ - eorseq r1, r1, r8, lsr #32 │ │ │ │ - eorseq r8, r0, r0, lsl #16 │ │ │ │ - andseq r0, r9, r4, asr #31 │ │ │ │ - andeq r1, r0, ip, lsl #17 │ │ │ │ - andeq r1, r0, ip, lsr #20 │ │ │ │ - ldrdeq r1, [r0], -ip │ │ │ │ - @ instruction: 0x000016b0 │ │ │ │ - andeq r1, r0, r8, ror #17 │ │ │ │ - eorseq r0, r1, r8, ror #30 │ │ │ │ - andeq r1, r0, r4, lsr #23 │ │ │ │ - andseq r0, r9, r4, lsr #30 │ │ │ │ - eorseq r0, r1, r0, lsr #30 │ │ │ │ - ldrshteq r8, [r0], -ip │ │ │ │ - andseq r0, r9, r8, ror #29 │ │ │ │ - ldrsbteq r8, [r0], -r0 │ │ │ │ - eorseq r8, r0, r4, lsr #13 │ │ │ │ - eorseq r0, r1, r0, lsr #29 │ │ │ │ - eorseq r0, r1, ip, lsl #29 │ │ │ │ - andseq r0, r9, r0, lsr #28 │ │ │ │ - andseq r0, r9, ip, lsl lr │ │ │ │ - eorseq r0, r1, r0, asr lr │ │ │ │ - andseq r0, r9, r0, asr #28 │ │ │ │ - eorseq r0, r1, r8, lsl lr │ │ │ │ - @ instruction: 0x00190dfc │ │ │ │ + bl 340a4 │ │ │ │ + b 3830c │ │ │ │ + eorseq r0, r3, r4, lsr #17 │ │ │ │ + andseq r2, sl, r8, lsl sl │ │ │ │ + eorseq r6, r2, r0, lsl r3 │ │ │ │ + eorseq r8, r2, r4, asr r0 │ │ │ │ + @ instruction: 0x001a29f4 │ │ │ │ + eorseq r8, r2, r8, lsr #32 │ │ │ │ + eorseq r0, r3, r8, lsr #16 │ │ │ │ + andseq r2, sl, r0, asr #19 │ │ │ │ + ldrshteq r7, [r2], -ip │ │ │ │ + ldrsbteq r7, [r2], -r0 │ │ │ │ + eorseq r0, r3, ip, ror #15 │ │ │ │ + eorseq r0, r3, ip, asr #15 │ │ │ │ + andseq r2, sl, r4, ror r9 │ │ │ │ + eorseq r7, r2, r0, lsr #31 │ │ │ │ + eorseq r7, r2, r8, ror pc │ │ │ │ + eorseq r0, r3, ip, ror r7 │ │ │ │ + andseq r2, sl, r4, lsr r9 │ │ │ │ + eorseq r7, r2, r0, asr pc │ │ │ │ + eorseq r7, r2, r8, lsr #30 │ │ │ │ + eorseq r0, r3, ip, lsr #14 │ │ │ │ + @ instruction: 0x001a28f4 │ │ │ │ + eorseq r7, r2, r0, lsl #30 │ │ │ │ + eorseq r7, r2, r4, asr #29 │ │ │ │ + andeq r1, r0, r4, lsl r7 │ │ │ │ + eorseq r0, r3, ip, lsr #13 │ │ │ │ + andseq r2, sl, r4, lsl #17 │ │ │ │ + eorseq r0, r3, r0, lsl #13 │ │ │ │ + eorseq r7, r2, r8, asr lr │ │ │ │ + andseq r2, sl, r8, ror #16 │ │ │ │ + andeq r1, r0, r8, ror r8 │ │ │ │ + andeq r1, r0, r8, lsl sl │ │ │ │ + andeq r1, r0, r8, asr #17 │ │ │ │ + muleq r0, ip, r6 │ │ │ │ + ldrdeq r1, [r0], -r4 │ │ │ │ + ldrhteq r0, [r3], -ip │ │ │ │ + @ instruction: 0x001a27d4 │ │ │ │ + muleq r0, r0, fp │ │ │ │ + eorseq r0, r3, r4, ror r5 │ │ │ │ + mulseq sl, ip, r7 │ │ │ │ + eorseq r7, r2, r8, asr #26 │ │ │ │ + eorseq r7, r2, r8, lsr #26 │ │ │ │ + ldrshteq r7, [r2], -ip │ │ │ │ + ldrshteq r0, [r3], -r0 │ │ │ │ + ldrsbteq r0, [r3], -r0 │ │ │ │ + @ instruction: 0x001a26b4 │ │ │ │ + andseq r2, sl, r0, asr #13 │ │ │ │ + mlaseq r3, r8, r4, r0 │ │ │ │ + @ instruction: 0x001a26d8 │ │ │ │ + eorseq r0, r3, r0, ror #8 │ │ │ │ + mulseq sl, r4, r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r7, lr} │ │ │ │ + str r7, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - ldr r5, [pc, #544] @ 37d6c │ │ │ │ - ldr r3, [pc, #544] @ 37d70 │ │ │ │ + ldr r5, [pc, #544] @ 38728 │ │ │ │ + mov r4, r0 │ │ │ │ + mov r6, r1 │ │ │ │ + ldr r3, [pc, #536] @ 3872c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - mov r6, r1 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 37ce4 │ │ │ │ - ldr r0, [pc, #516] @ 37d74 │ │ │ │ + bne 386a0 │ │ │ │ + ldr r0, [pc, #516] @ 38730 │ │ │ │ add r0, pc, r0 │ │ │ │ ldrsh r3, [r0, #118] @ 0x76 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 37b88 │ │ │ │ + beq 38544 │ │ │ │ ldrsh r3, [r0, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 37d60 │ │ │ │ + beq 3871c │ │ │ │ movw r0, #65535 @ 0xffff │ │ │ │ - bl 375e8 │ │ │ │ - ldr r3, [pc, #480] @ 37d78 │ │ │ │ + bl 37f80 │ │ │ │ + ldr r3, [pc, #480] @ 38734 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 37d0c │ │ │ │ - bl acab8 │ │ │ │ - ldr r3, [pc, #460] @ 37d7c │ │ │ │ - ldr r2, [pc, #460] @ 37d80 │ │ │ │ + beq 386c8 │ │ │ │ + bl b2a2c │ │ │ │ + ldr r3, [pc, #460] @ 38738 │ │ │ │ + ldr r2, [pc, #460] @ 3873c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ - ldr r3, [pc, #448] @ 37d84 │ │ │ │ + ldr r3, [pc, #448] @ 38740 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #16] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 37bd4 │ │ │ │ - bl af080 │ │ │ │ - ldr r3, [pc, #428] @ 37d88 │ │ │ │ + beq 38590 │ │ │ │ + bl b5248 │ │ │ │ + ldr r3, [pc, #428] @ 38744 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ cmp r0, r2 │ │ │ │ - beq 37bf8 │ │ │ │ + beq 385b4 │ │ │ │ mov r1, #1 │ │ │ │ - bl ae550 │ │ │ │ - ldr r7, [pc, #396] @ 37d8c │ │ │ │ - ldr r3, [pc, #396] @ 37d90 │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ + bl b45f8 │ │ │ │ + ldr r3, [pc, #396] @ 38748 │ │ │ │ mov r8, #0 │ │ │ │ - ldr r0, [r7, #84] @ 0x54 │ │ │ │ + ldr r7, [pc, #392] @ 3874c │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r8, [r3, #12] │ │ │ │ - bl 24c8c │ │ │ │ + ldr r0, [r7, #84] @ 0x54 │ │ │ │ + bl 24bb8 │ │ │ │ cmp r4, #2 │ │ │ │ str r8, [r7, #84] @ 0x54 │ │ │ │ - beq 37d2c │ │ │ │ + beq 386e8 │ │ │ │ cmp r4, #3 │ │ │ │ - beq 37cb0 │ │ │ │ + beq 3866c │ │ │ │ cmp r4, #1 │ │ │ │ - bne 37d14 │ │ │ │ - ldr r3, [pc, #344] @ 37d94 │ │ │ │ - ldr r2, [pc, #344] @ 37d98 │ │ │ │ + bne 386d0 │ │ │ │ + ldr r3, [pc, #344] @ 38750 │ │ │ │ mov r0, r4 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #4 │ │ │ │ + ldr r2, [pc, #336] @ 38754 │ │ │ │ add r3, pc, r3 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #324] @ 37d9c │ │ │ │ - mov r1, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r2, [pc, #324] @ 38758 │ │ │ │ + mov r1, #4 │ │ │ │ mov r0, #41 @ 0x29 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r3, [pc, #308] @ 37da0 │ │ │ │ - ldr r2, [pc, #308] @ 37da4 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r3, [pc, #308] @ 3875c │ │ │ │ + mov r0, #1 │ │ │ │ + mov r1, #7 │ │ │ │ + ldr r2, [pc, #300] @ 38760 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #416] @ 0x1a0 │ │ │ │ - mov r0, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r1, #7 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r3, [pc, #284] @ 37da8 │ │ │ │ + bl b155c │ │ │ │ + ldr r3, [pc, #284] @ 38764 │ │ │ │ ldr r4, [r5, r3] │ │ │ │ ldr r0, [r4] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 37c9c │ │ │ │ - bl a58a0 │ │ │ │ + beq 38658 │ │ │ │ + bl ab088 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bl ab0d0 │ │ │ │ + bl b0f18 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2345c │ │ │ │ - ldr r3, [pc, #244] @ 37dac │ │ │ │ - ldr r2, [pc, #244] @ 37db0 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ + bl 233a0 │ │ │ │ + ldr r3, [pc, #244] @ 38768 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, #1 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #224] @ 37db4 │ │ │ │ - mov r1, #4 │ │ │ │ + ldr r2, [pc, #236] @ 3876c │ │ │ │ + add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r2, [pc, #224] @ 38770 │ │ │ │ + mov r1, #4 │ │ │ │ mov r0, #41 @ 0x29 │ │ │ │ - bl ab6e0 │ │ │ │ - b 37c64 │ │ │ │ - ldr r2, [pc, #204] @ 37db8 │ │ │ │ - ldr r3, [pc, #204] @ 37dbc │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 38620 │ │ │ │ + ldr r2, [pc, #204] @ 38774 │ │ │ │ + ldr r3, [pc, #204] @ 38778 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r1, [r2] │ │ │ │ - ldr r2, [pc, #192] @ 37dc0 │ │ │ │ + ldr r2, [pc, #192] @ 3877c │ │ │ │ ldr r0, [r3] │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 90a3c │ │ │ │ - b 37b68 │ │ │ │ - bl 57dc4 │ │ │ │ - b 37ba4 │ │ │ │ - ldr r2, [pc, #168] @ 37dc4 │ │ │ │ + bl 95308 │ │ │ │ + b 38524 │ │ │ │ + bl 59e48 │ │ │ │ + b 38560 │ │ │ │ + ldr r2, [pc, #168] @ 38780 │ │ │ │ mov r1, #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #41 @ 0x29 │ │ │ │ - bl ab6e0 │ │ │ │ - b 37c64 │ │ │ │ - ldr r3, [pc, #148] @ 37dc8 │ │ │ │ - ldr r2, [pc, #148] @ 37dcc │ │ │ │ - add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 38620 │ │ │ │ + ldr r3, [pc, #148] @ 38784 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, #1 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #128] @ 37dd0 │ │ │ │ - mov r1, #4 │ │ │ │ + ldr r2, [pc, #140] @ 38788 │ │ │ │ + add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r2, [pc, #128] @ 3878c │ │ │ │ + mov r1, #4 │ │ │ │ mov r0, #41 @ 0x29 │ │ │ │ - bl ab6e0 │ │ │ │ - b 37c64 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 38620 │ │ │ │ add r0, r0, #60 @ 0x3c │ │ │ │ - bl 33aa4 │ │ │ │ - b 37b88 │ │ │ │ - eorseq r6, r0, r4, ror r7 │ │ │ │ - andeq r1, r0, r8, ror r8 │ │ │ │ - eorseq r8, r0, ip, asr #9 │ │ │ │ - eorseq r0, r1, r4, asr #25 │ │ │ │ - eorseq r0, r1, r8, lsr #25 │ │ │ │ - @ instruction: 0x00190cb0 │ │ │ │ - eorseq r8, r0, r8, ror r4 │ │ │ │ - eorseq r8, r0, ip, asr r4 │ │ │ │ - eorseq r0, r1, r8, asr ip │ │ │ │ - eorseq r8, r0, r4, lsr r4 │ │ │ │ - andseq r0, r9, r8, lsr #24 │ │ │ │ - andseq r0, r9, r8, lsr ip │ │ │ │ - andseq r0, r9, r4, lsr ip │ │ │ │ - eorseq r0, r1, ip, ror #23 │ │ │ │ - andseq r0, r9, ip, ror #24 │ │ │ │ - andeq r1, r0, r4, lsr r8 │ │ │ │ - andseq r0, r9, r0, lsl #24 │ │ │ │ - @ instruction: 0x00190bbc │ │ │ │ - @ instruction: 0x00190bf0 │ │ │ │ - andeq r1, r0, r4, ror r8 │ │ │ │ - andeq r1, r0, r4, asr #20 │ │ │ │ - andseq r0, r9, r0, ror #22 │ │ │ │ - @ instruction: 0x00190bb8 │ │ │ │ - andseq r0, r9, r8, ror #22 │ │ │ │ - andseq r0, r9, r0, asr #22 │ │ │ │ - andseq r0, r9, r8, asr fp │ │ │ │ + bl 340a4 │ │ │ │ + b 38544 │ │ │ │ + eorseq r5, r2, r0, asr #27 │ │ │ │ + andeq r1, r0, r4, ror #16 │ │ │ │ + eorseq r7, r2, r0, lsl fp │ │ │ │ + eorseq r0, r3, r8, lsl #6 │ │ │ │ + eorseq r0, r3, ip, ror #5 │ │ │ │ + andseq r2, sl, r4, asr #10 │ │ │ │ + ldrhteq r7, [r2], -ip │ │ │ │ + eorseq r7, r2, r0, lsr #21 │ │ │ │ + eorseq r7, r2, r8, ror sl │ │ │ │ + mlaseq r3, r4, r2, r0 │ │ │ │ + andseq r2, sl, r0, asr #9 │ │ │ │ + andseq r2, sl, r4, asr #9 │ │ │ │ + andseq r2, sl, r4, asr #9 │ │ │ │ + eorseq r0, r3, r8, lsr #4 │ │ │ │ + @ instruction: 0x001a24fc │ │ │ │ + andeq r1, r0, r0, lsr #16 │ │ │ │ + andseq r2, sl, ip, lsl #9 │ │ │ │ + andseq r2, sl, r8, asr #8 │ │ │ │ + andseq r2, sl, r0, lsl #9 │ │ │ │ + andeq r1, r0, r0, ror #16 │ │ │ │ + andeq r1, r0, r0, lsr sl │ │ │ │ + @ instruction: 0x001a23f4 │ │ │ │ + andseq r2, sl, r8, asr #8 │ │ │ │ + @ instruction: 0x001a23f4 │ │ │ │ + andseq r2, sl, ip, asr #7 │ │ │ │ + andseq r2, sl, r8, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #1 │ │ │ │ - bl 37b34 │ │ │ │ + bl 384ec │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r1, [pc, #216] @ 37edc │ │ │ │ - ldr r3, [pc, #216] @ 37ee0 │ │ │ │ - ldr r2, [pc, #216] @ 37ee4 │ │ │ │ + ldr r1, [pc, #240] @ 388bc │ │ │ │ + ldr r3, [pc, #240] @ 388c0 │ │ │ │ + ldr r2, [pc, #240] @ 388c4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r4, [r1, #132] @ 0x84 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r5, [r3, r2] │ │ │ │ cmp r4, #0 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ble 37ea8 │ │ │ │ - cmp r0, #0 │ │ │ │ + ldr r3, [r5] │ │ │ │ + ble 3887c │ │ │ │ + cmp r3, #0 │ │ │ │ ldr r2, [r1, #128] @ 0x80 │ │ │ │ - beq 37e3c │ │ │ │ - add r2, r1, r2, lsl #2 │ │ │ │ - str r0, [r2, #660] @ 0x294 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + addne r2, r1, r2, lsl #2 │ │ │ │ + strne r3, [r2, #660] @ 0x294 │ │ │ │ + beq 38810 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ add r3, r2, #1 │ │ │ │ cmp r4, r3 │ │ │ │ - ble 37ed4 │ │ │ │ - lsl r3, r2, #2 │ │ │ │ + ble 388b4 │ │ │ │ + lsl r0, r2, #2 │ │ │ │ sub r6, r4, #1 │ │ │ │ - add r0, r1, #660 @ 0x294 │ │ │ │ + add r1, r1, #660 @ 0x294 │ │ │ │ sub r2, r6, r2 │ │ │ │ - add r1, r3, #4 │ │ │ │ - add r1, r0, r1 │ │ │ │ + add r3, r0, #4 │ │ │ │ lsl r2, r2, #2 │ │ │ │ - add r0, r0, r3 │ │ │ │ - bl 23d8c │ │ │ │ - ldr r3, [pc, #116] @ 37ee8 │ │ │ │ + add r0, r1, r0 │ │ │ │ + add r1, r1, r3 │ │ │ │ + bl 23cc4 │ │ │ │ + ldr r3, [pc, #128] @ 388c8 │ │ │ │ mov r1, #0 │ │ │ │ + cmp r6, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #136] @ 0x88 │ │ │ │ - sub r4, r4, #-1073741823 @ 0xc0000001 │ │ │ │ add r4, r3, r4, lsl #2 │ │ │ │ - sub r2, r2, #1 │ │ │ │ - cmp r6, r1 │ │ │ │ - str r1, [r4, #660] @ 0x294 │ │ │ │ + str r1, [r4, #656] @ 0x290 │ │ │ │ str r6, [r3, #132] @ 0x84 │ │ │ │ + sub r2, r2, #1 │ │ │ │ str r2, [r3, #136] @ 0x88 │ │ │ │ - ldrne r2, [r3, #660] @ 0x294 │ │ │ │ - strne r1, [r3, #128] @ 0x80 │ │ │ │ - strne r2, [r5] │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - cmp r0, #0 │ │ │ │ - popeq {r4, r5, r6, pc} │ │ │ │ - ldr r3, [r1, #136] @ 0x88 │ │ │ │ - add r2, r1, r4, lsl #2 │ │ │ │ + beq 38800 │ │ │ │ + ldr r2, [r3, #660] @ 0x294 │ │ │ │ + str r1, [r3, #128] @ 0x80 │ │ │ │ + str r2, [r5] │ │ │ │ + b 38800 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 38800 │ │ │ │ + ldr r2, [r1, #136] @ 0x88 │ │ │ │ + add r0, r1, r4, lsl #2 │ │ │ │ str r4, [r1, #128] @ 0x80 │ │ │ │ - add r3, r3, #1 │ │ │ │ add r4, r4, #1 │ │ │ │ - str r0, [r2, #660] @ 0x294 │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + str r3, [r0, #660] @ 0x294 │ │ │ │ str r4, [r1, #132] @ 0x84 │ │ │ │ + add r3, r2, #1 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #12 │ │ │ │ str r3, [r1, #136] @ 0x88 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ sub r6, r4, #1 │ │ │ │ - b 37e6c │ │ │ │ - eorseq r8, r0, r0, lsr r2 │ │ │ │ - ldrhteq r6, [r0], -r0 │ │ │ │ - ldrdeq r1, [r0], -ip │ │ │ │ - eorseq r8, r0, r4, asr #3 │ │ │ │ + b 38840 │ │ │ │ + eorseq r7, r2, r8, ror #16 │ │ │ │ + ldrshteq r5, [r2], -r8 │ │ │ │ + andeq r1, r0, r8, asr #17 │ │ │ │ + eorseq r7, r2, ip, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3} @ (str r3, [sp, #-4]!) │ │ │ │ - push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ + strd r4, [sp, #-28]! @ 0xffffffe4 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + str lr, [sp, #24] │ │ │ │ str r0, [ip, #4052] @ 0xfd4 │ │ │ │ - ldr r3, [pc, #288] @ 38028 │ │ │ │ + ldr r3, [pc, #304] @ 38a24 │ │ │ │ + mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #280] @ 3802c │ │ │ │ - ldr r8, [r3, #248] @ 0xf8 │ │ │ │ - ldr r3, [pc, #276] @ 38030 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #16 │ │ │ │ - cmp r8, #0 │ │ │ │ mov r5, r0 │ │ │ │ - ldr r9, [sp, #44] @ 0x2c │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r3, [r3] │ │ │ │ - str r3, [sp, #12] │ │ │ │ - mov r3, #0 │ │ │ │ - movne r4, r8 │ │ │ │ + ldr r1, [pc, #288] @ 38a28 │ │ │ │ + ldr r2, [pc, #288] @ 38a2c │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r3, #248] @ 0xf8 │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [sp, #44] @ 0x2c │ │ │ │ + ldr r2, [r1, r2] │ │ │ │ + cmp r9, #0 │ │ │ │ + movne r4, r9 │ │ │ │ movne r0, #0 │ │ │ │ - bne 37f64 │ │ │ │ - b 38000 │ │ │ │ + ldr r2, [r2] │ │ │ │ + str r2, [sp, #12] │ │ │ │ + mov r2, #0 │ │ │ │ + bne 38950 │ │ │ │ + b 389fc │ │ │ │ ldr r3, [r4] │ │ │ │ mov r0, r4 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 38000 │ │ │ │ + beq 389fc │ │ │ │ mov r4, r3 │ │ │ │ ldr r3, [r4, #132] @ 0x84 │ │ │ │ cmp r3, r5 │ │ │ │ - bne 37f50 │ │ │ │ + bne 3893c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 37f90 │ │ │ │ - ldr r3, [pc, #180] @ 38034 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r4, [r3, #248] @ 0xf8 │ │ │ │ + beq 3897c │ │ │ │ ldr r3, [r4] │ │ │ │ str r3, [r0] │ │ │ │ - str r8, [r4] │ │ │ │ - mov r3, #128 @ 0x80 │ │ │ │ + ldr r3, [pc, #188] @ 38a30 │ │ │ │ + str r9, [r4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r4, [r3, #248] @ 0xf8 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ + mov r3, #128 @ 0x80 │ │ │ │ + str r8, [sp] │ │ │ │ mov r1, r3 │ │ │ │ + add r0, r4, #4 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r2, [sp, #8] │ │ │ │ - add r0, r4, #4 │ │ │ │ mov r2, #1 │ │ │ │ - str r9, [sp] │ │ │ │ - bl 24920 <__vsnprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #124] @ 38038 │ │ │ │ - str r5, [r4, #132] @ 0x84 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r6, [r4, #136] @ 0x88 │ │ │ │ - str r7, [r4, #144] @ 0x90 │ │ │ │ + bl 2484c <__vsnprintf_chk@plt> │ │ │ │ cmp r0, #127 @ 0x7f │ │ │ │ + ldr r2, [pc, #136] @ 38a34 │ │ │ │ movgt r3, #0 │ │ │ │ + str r5, [r4, #132] @ 0x84 │ │ │ │ + str r6, [r4, #136] @ 0x88 │ │ │ │ strbgt r3, [r4, #131] @ 0x83 │ │ │ │ - ldr r3, [pc, #84] @ 38030 │ │ │ │ + ldr r3, [pc, #108] @ 38a2c │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r4, #144] @ 0x90 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 38024 │ │ │ │ + bne 38a20 │ │ │ │ add sp, sp, #16 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldr lr, [sp, #24] │ │ │ │ + add sp, sp, #28 │ │ │ │ add sp, sp, #4 │ │ │ │ bx lr │ │ │ │ mov r1, #148 @ 0x94 │ │ │ │ mov r0, #1 │ │ │ │ - bl 25460 │ │ │ │ - ldr r3, [pc, #40] @ 3803c │ │ │ │ - add r3, pc, r3 │ │ │ │ + bl 2538c │ │ │ │ + ldr r3, [pc, #40] @ 38a38 │ │ │ │ mov r4, r0 │ │ │ │ - str r8, [r0] │ │ │ │ + str r9, [r0] │ │ │ │ + add r3, pc, r3 │ │ │ │ str r0, [r3, #248] @ 0xf8 │ │ │ │ - b 37f90 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eorseq r0, r1, r0, asr r9 │ │ │ │ - eorseq r6, r0, r8, lsr #7 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - ldrsbteq r0, [r1], -ip │ │ │ │ - eorseq r6, r0, r4, lsl #6 │ │ │ │ - eorseq r0, r1, r8, asr #16 │ │ │ │ - ldr r3, [pc, #96] @ 380a8 │ │ │ │ + b 3897c │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eorseq pc, r2, r0, asr pc @ │ │ │ │ + eorseq r5, r2, r0, asr #19 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq pc, r2, r4, ror #29 │ │ │ │ + eorseq r5, r2, r4, lsl r9 │ │ │ │ + eorseq pc, r2, r4, asr #28 │ │ │ │ + ldr r3, [pc, #100] @ 38aa8 │ │ │ │ + mov r2, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r3, [r3, #248] @ 0xf8 │ │ │ │ + ldr r0, [r3, #248] @ 0xf8 │ │ │ │ + cmp r0, #0 │ │ │ │ + movne r1, #0 │ │ │ │ + bne 38a70 │ │ │ │ + b 38aa4 │ │ │ │ + ldr r3, [r0] │ │ │ │ + mov r1, r0 │ │ │ │ cmp r3, #0 │ │ │ │ - bxeq lr │ │ │ │ - mov r1, #0 │ │ │ │ - b 38070 │ │ │ │ - ldr r2, [r3] │ │ │ │ - mov r1, r3 │ │ │ │ - cmp r2, #0 │ │ │ │ - bxeq lr │ │ │ │ - mov r3, r2 │ │ │ │ - ldr r2, [r3, #132] @ 0x84 │ │ │ │ - cmp r2, r0 │ │ │ │ - bne 3805c │ │ │ │ - ldr r2, [r3] │ │ │ │ - cmp r1, #0 │ │ │ │ - strne r2, [r1] │ │ │ │ - beq 38094 │ │ │ │ - mov r0, r3 │ │ │ │ - b 24c8c │ │ │ │ - ldr r1, [pc, #16] @ 380ac │ │ │ │ mov r0, r3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r2, [r1, #248] @ 0xf8 │ │ │ │ - b 24c8c │ │ │ │ - eorseq r0, r1, r4, lsl r8 │ │ │ │ - ldrhteq r0, [r1], -ip │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + beq 38aa0 │ │ │ │ + ldr r3, [r0, #132] @ 0x84 │ │ │ │ + cmp r3, r2 │ │ │ │ + bne 38a5c │ │ │ │ + ldr r3, [r0] │ │ │ │ + cmp r1, #0 │ │ │ │ + strne r3, [r1] │ │ │ │ + beq 38a90 │ │ │ │ + b 24bb8 │ │ │ │ + ldr r2, [pc, #20] @ 38aac │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r2, #248] @ 0xf8 │ │ │ │ + b 24bb8 │ │ │ │ + bx lr │ │ │ │ + bx lr │ │ │ │ + eorseq pc, r2, r4, lsl lr @ │ │ │ │ + eorseq pc, r2, r4, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ vpush {d8-d10} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ - ldr r4, [pc, #260] @ 381d0 │ │ │ │ - ldr r6, [pc, #260] @ 381d4 │ │ │ │ + ldr r4, [pc, #284] @ 38bf0 │ │ │ │ + sub sp, sp, #8 │ │ │ │ + ldr r6, [pc, #280] @ 38bf4 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, #1236] @ 0x4d4 │ │ │ │ - sub sp, sp, #8 │ │ │ │ - cmp r3, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ - ble 3814c │ │ │ │ + cmp r3, #0 │ │ │ │ + ble 38b54 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ vmov.f64 d10, d0 │ │ │ │ - cmp r3, #0 │ │ │ │ vmov.f64 d9, d1 │ │ │ │ vmov.f64 d8, d2 │ │ │ │ - bne 38158 │ │ │ │ - vldr d7, [pc, #188] @ 381c0 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 38b6c │ │ │ │ + vldr d16, [pc, #212] @ 38be0 │ │ │ │ vsub.f64 d2, d2, d0 │ │ │ │ vsub.f64 d9, d1, d0 │ │ │ │ - vmov.f64 d6, #96 @ 0x3f000000 0.5 │ │ │ │ - ldr r3, [pc, #196] @ 381d8 │ │ │ │ - vmul.f64 d2, d2, d7 │ │ │ │ + vmov.f64 d17, #96 @ 0x3f000000 0.5 │ │ │ │ mov ip, r1 │ │ │ │ - ldr r2, [r4, #1244] @ 0x4dc │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r1, #1 │ │ │ │ - vdiv.f64 d7, d2, d9 │ │ │ │ mov r0, #5 │ │ │ │ + ldr r3, [pc, #212] @ 38bf8 │ │ │ │ + mov r1, #1 │ │ │ │ + ldr r2, [r4, #1244] @ 0x4dc │ │ │ │ str ip, [sp] │ │ │ │ - vcmpe.f64 d7, #0.0 │ │ │ │ + vmul.f64 d2, d2, d16 │ │ │ │ + add r3, pc, r3 │ │ │ │ + vdiv.f64 d16, d2, d9 │ │ │ │ + vcmpe.f64 d16, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - vsubmi.f64 d7, d7, d6 │ │ │ │ - vaddpl.f64 d7, d7, d6 │ │ │ │ - vcvt.s32.f64 s14, d7 │ │ │ │ - vstr s14, [sp, #4] │ │ │ │ - bl 37eec │ │ │ │ + vsubmi.f64 d16, d16, d17 │ │ │ │ + vaddpl.f64 d16, d16, d17 │ │ │ │ + vcvt.s32.f64 s15, d16 │ │ │ │ + vstr s15, [sp, #4] │ │ │ │ + bl 388cc │ │ │ │ add sp, sp, #8 │ │ │ │ vpop {d8-d10} │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov r5, r0 │ │ │ │ - bl 15a0b4 │ │ │ │ - vldr d7, [pc, #96] @ 381c8 │ │ │ │ + bl 167d30 │ │ │ │ + vldr d16, [pc, #108] @ 38be8 │ │ │ │ vsub.f64 d2, d8, d10 │ │ │ │ vsub.f64 d9, d9, d10 │ │ │ │ - ldr lr, [r4, #1244] @ 0x4dc │ │ │ │ - ldr ip, [pc, #100] @ 381dc │ │ │ │ - vmul.f64 d2, d2, d7 │ │ │ │ - ldr r1, [pc, #96] @ 381e0 │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r2, [pc, #92] @ 381e4 │ │ │ │ - vdiv.f64 d7, d2, d9 │ │ │ │ mov r3, r0 │ │ │ │ - add r3, r3, lr │ │ │ │ - orr r3, r3, #1 │ │ │ │ - str r3, [ip, #240] @ 0xf0 │ │ │ │ - ldr r3, [r6, r1] │ │ │ │ mov r0, #3 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r3, [r6, r2] │ │ │ │ - vcvt.s32.f64 s14, d7 │ │ │ │ - vstr s14, [r3] │ │ │ │ + ldr r1, [r4, #1244] @ 0x4dc │ │ │ │ + ldr r2, [pc, #104] @ 38bfc │ │ │ │ + vmul.f64 d2, d2, d16 │ │ │ │ + add r3, r3, r1 │ │ │ │ + orr r3, r3, #1 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r2, #240] @ 0xf0 │ │ │ │ + vdiv.f64 d16, d2, d9 │ │ │ │ + ldr r2, [pc, #80] @ 38c00 │ │ │ │ + ldr r3, [pc, #80] @ 38c04 │ │ │ │ + ldr r2, [r6, r2] │ │ │ │ + str r5, [r2] │ │ │ │ + ldr r3, [r6, r3] │ │ │ │ + vcvt.s32.f64 s15, d16 │ │ │ │ + vstr s15, [r3] │ │ │ │ add sp, sp, #8 │ │ │ │ vpop {d8-d10} │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - b 1673e4 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ + add sp, sp, #16 │ │ │ │ + b 1758c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subsmi r0, r9, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbsmi r0, r0, r0 │ │ │ │ - eorseq r7, r0, ip, ror #30 │ │ │ │ - eorseq r6, r0, r4, ror #3 │ │ │ │ - andseq r0, r9, r4, ror #15 │ │ │ │ - ldrsbteq r0, [r1], -ip │ │ │ │ - andeq r1, r0, ip, ror #21 │ │ │ │ - andeq r1, r0, ip, lsr #18 │ │ │ │ + eorseq r7, r2, r0, ror #10 │ │ │ │ + ldrshteq r5, [r2], -r0 │ │ │ │ + andseq r2, sl, r0, lsr #32 │ │ │ │ + ldrhteq pc, [r2], -ip @ │ │ │ │ + ldrdeq r1, [r0], -r8 │ │ │ │ + andeq r1, r0, r8, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ + strd r4, [sp, #-28]! @ 0xffffffe4 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + str lr, [sp, #24] │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ - ldr r3, [pc, #236] @ 382ec │ │ │ │ - ldr r2, [pc, #236] @ 382f0 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r3, r2] │ │ │ │ - sub sp, sp, #12 │ │ │ │ + ldr r3, [pc, #252] @ 38d28 │ │ │ │ mov r6, r0 │ │ │ │ + sub sp, sp, #12 │ │ │ │ mov r0, #2 │ │ │ │ - str r6, [r2] │ │ │ │ - bl 1673e4 │ │ │ │ - ldr r3, [pc, #208] @ 382f4 │ │ │ │ + ldr r2, [pc, #240] @ 38d2c │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r3, [r3, r2] │ │ │ │ + str r6, [r3] │ │ │ │ + bl 1758c8 │ │ │ │ + ldr r3, [pc, #224] @ 38d30 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ - beq 38238 │ │ │ │ + beq 38c74 │ │ │ │ add sp, sp, #12 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + add sp, sp, #24 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ cmp r6, #0 │ │ │ │ movw r5, #4107 @ 0x100b │ │ │ │ mov r4, #11 │ │ │ │ - bne 38264 │ │ │ │ + bne 38ca0 │ │ │ │ mov r0, r5 │ │ │ │ sub r4, r4, #1 │ │ │ │ - bl 38040 │ │ │ │ + bl 38a3c │ │ │ │ cmn r4, #1 │ │ │ │ sub r5, r5, #1 │ │ │ │ - bne 38248 │ │ │ │ - b 38230 │ │ │ │ - ldr r8, [pc, #140] @ 382f8 │ │ │ │ - ldr r9, [pc, #140] @ 382fc │ │ │ │ - add r8, pc, r8 │ │ │ │ + bne 38c84 │ │ │ │ + b 38c5c │ │ │ │ + ldr r9, [pc, #140] @ 38d34 │ │ │ │ + movw r8, #48928 @ 0xbf20 │ │ │ │ + movt r8, #2 │ │ │ │ add r7, r6, #12 │ │ │ │ + add r9, pc, r9 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r0, r5 │ │ │ │ cmp r3, r4 │ │ │ │ - ble 382d0 │ │ │ │ + ble 38d10 │ │ │ │ ldr r2, [r7, r4, lsl #2] │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 382d0 │ │ │ │ + beq 38d10 │ │ │ │ cmp r3, r4 │ │ │ │ + mov r1, #1 │ │ │ │ str r2, [sp] │ │ │ │ - mov r3, r8 │ │ │ │ - moveq r2, r9 │ │ │ │ + mov r3, r9 │ │ │ │ + moveq r2, r8 │ │ │ │ movne r2, #2000 @ 0x7d0 │ │ │ │ - mov r1, #1 │ │ │ │ sub r4, r4, #1 │ │ │ │ - bl 37eec │ │ │ │ + bl 388cc │ │ │ │ cmn r4, #1 │ │ │ │ sub r5, r5, #1 │ │ │ │ - beq 38230 │ │ │ │ + beq 38c5c │ │ │ │ ldr r3, [r6] │ │ │ │ mov r0, r5 │ │ │ │ cmp r3, r4 │ │ │ │ - bgt 38284 │ │ │ │ + bgt 38cc4 │ │ │ │ sub r4, r4, #1 │ │ │ │ - bl 38040 │ │ │ │ - cmn r4, #1 │ │ │ │ sub r5, r5, #1 │ │ │ │ - bne 38274 │ │ │ │ - add sp, sp, #12 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - eorseq r6, r0, r0, asr #1 │ │ │ │ - andeq r1, r0, ip, lsl #17 │ │ │ │ - eorseq r7, r0, r8, lsl lr │ │ │ │ - andseq fp, ip, ip, asr #15 │ │ │ │ - andeq fp, r2, r0, lsr #30 │ │ │ │ + bl 38a3c │ │ │ │ + cmn r4, #1 │ │ │ │ + bne 38cb4 │ │ │ │ + b 38c5c │ │ │ │ + mlaseq r2, r8, r6, r5 │ │ │ │ + andeq r1, r0, r8, ror r8 │ │ │ │ + eorseq r7, r2, ip, ror #7 │ │ │ │ + @ instruction: 0x001dcfd8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + strd r4, [sp, #-28]! @ 0xffffffe4 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + str lr, [sp, #24] │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ - ldr r6, [pc, #876] @ 38684 │ │ │ │ - ldr r7, [pc, #876] @ 38688 │ │ │ │ + ldr r6, [pc, #900] @ 390e0 │ │ │ │ + sub sp, sp, #20 │ │ │ │ + ldr r7, [pc, #896] @ 390e4 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r5, [r6, #40] @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r5, #0 │ │ │ │ - sub sp, sp, #16 │ │ │ │ - beq 383cc │ │ │ │ - ldr r4, [pc, #852] @ 3868c │ │ │ │ + beq 38e14 │ │ │ │ + ldr r4, [pc, #876] @ 390e8 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ - beq 383d4 │ │ │ │ + beq 38e2c │ │ │ │ tst r3, #2 │ │ │ │ - beq 3843c │ │ │ │ - ldr r3, [pc, #828] @ 38690 │ │ │ │ + beq 38e94 │ │ │ │ + ldr r3, [pc, #852] @ 390ec │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4] │ │ │ │ - ldr r6, [pc, #820] @ 38694 │ │ │ │ - ldr r1, [pc, #820] @ 38698 │ │ │ │ + ldr r6, [pc, #844] @ 390f0 │ │ │ │ + mov r1, #13568 @ 0x3500 │ │ │ │ + movt r1, #16384 @ 0x4000 │ │ │ │ + ldr r0, [r5, #140] @ 0x8c │ │ │ │ add r6, pc, r6 │ │ │ │ add r6, r6, #1200 @ 0x4b0 │ │ │ │ add r6, r6, #8 │ │ │ │ - ldr r0, [r5, #140] @ 0x8c │ │ │ │ mov r2, r6 │ │ │ │ - bl b3b30 │ │ │ │ - ldr r1, [r5, #68] @ 0x44 │ │ │ │ + bl ba1ac │ │ │ │ cmp r0, #0 │ │ │ │ - beq 385fc │ │ │ │ - ldr r3, [pc, #784] @ 3869c │ │ │ │ + ldr r1, [r5, #68] @ 0x44 │ │ │ │ + beq 39054 │ │ │ │ + ldr r3, [pc, #800] @ 390f4 │ │ │ │ ldr r4, [r7, r3] │ │ │ │ add r0, r4, #8 │ │ │ │ add r3, r4, #4 │ │ │ │ mov r2, r4 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl c5e4c │ │ │ │ - ldr r3, [pc, #756] @ 386a0 │ │ │ │ + bl cd360 │ │ │ │ + ldr r3, [pc, #772] @ 390f8 │ │ │ │ + cmp r0, #0 │ │ │ │ ldr r2, [r5, #140] @ 0x8c │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #64] @ 0x40 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 385a0 │ │ │ │ + beq 38ffc │ │ │ │ ldr r1, [r3, #8] │ │ │ │ ldr r2, [r3, #1252] @ 0x4e4 │ │ │ │ str r1, [r3, #60] @ 0x3c │ │ │ │ str r2, [r3, #68] @ 0x44 │ │ │ │ - add sp, sp, #16 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldr r5, [pc, #712] @ 386a4 │ │ │ │ - ldr r3, [pc, #712] @ 386a8 │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, r5 │ │ │ │ + add sp, sp, #20 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + add sp, sp, #24 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r5, [pc, #712] @ 390fc │ │ │ │ mov r1, #4 │ │ │ │ mov r0, #1 │ │ │ │ + ldr r3, [pc, #704] @ 39100 │ │ │ │ + add r5, pc, r5 │ │ │ │ + mov r2, r5 │ │ │ │ + add r3, pc, r3 │ │ │ │ str r3, [r4] │ │ │ │ - bl ab6e0 │ │ │ │ + bl b155c │ │ │ │ + ldr r0, [r6, #40] @ 0x28 │ │ │ │ ldr r2, [r4, #432] @ 0x1b0 │ │ │ │ ldr r1, [r4, #436] @ 0x1b4 │ │ │ │ - ldr r0, [r6, #40] @ 0x28 │ │ │ │ - bl c5bd8 │ │ │ │ + bl cd0c8 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 385b4 │ │ │ │ + beq 39010 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ mov r2, r5 │ │ │ │ - orr r3, r3, #1024 @ 0x400 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, #1 │ │ │ │ + orr r3, r3, #1024 @ 0x400 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ - bl ab6e0 │ │ │ │ + bl b155c │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ ldr r5, [r6, #40] @ 0x28 │ │ │ │ tst r3, #2 │ │ │ │ - bne 38578 │ │ │ │ - ldr r6, [pc, #616] @ 386ac │ │ │ │ - ldr r2, [pc, #616] @ 386b0 │ │ │ │ - ldr r3, [pc, #592] @ 3869c │ │ │ │ + bne 38fd4 │ │ │ │ + ldr r6, [pc, #616] @ 39104 │ │ │ │ + mov r0, r5 │ │ │ │ + ldr r2, [pc, #612] @ 39108 │ │ │ │ + ldr r3, [pc, #588] @ 390f4 │ │ │ │ add r6, pc, r6 │ │ │ │ + ldr r8, [pc, #604] @ 3910c │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #604] @ 386b4 │ │ │ │ + ldr r1, [r5, #68] @ 0x44 │ │ │ │ + mov r5, #0 │ │ │ │ str r2, [r6] │ │ │ │ ldr r4, [r7, r3] │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [r6, #440] @ 0x1b8 │ │ │ │ - str r3, [r4] │ │ │ │ + mov r2, r4 │ │ │ │ + stm r4, {r3, r5} │ │ │ │ ldr r3, [r8, #1248] @ 0x4e0 │ │ │ │ str r3, [r4, #8] │ │ │ │ - mov r9, #0 │ │ │ │ add r3, r4, #8 │ │ │ │ - ldr r1, [r5, #68] @ 0x44 │ │ │ │ - str r9, [r4, #4] │ │ │ │ - mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ - mov r2, r4 │ │ │ │ add r3, r4, #4 │ │ │ │ - bl c5e4c │ │ │ │ - cmp r0, r9 │ │ │ │ - beq 38668 │ │ │ │ + bl cd360 │ │ │ │ + cmp r0, r5 │ │ │ │ + beq 390c4 │ │ │ │ + ldr ip, [pc, #536] @ 39110 │ │ │ │ + mov r1, r5 │ │ │ │ ldrd r2, [r4] │ │ │ │ - str r9, [sp, #4] │ │ │ │ - ldr ip, [r4, #8] │ │ │ │ - ldr r0, [r6, #444] @ 0x1bc │ │ │ │ - str ip, [sp] │ │ │ │ - ldr ip, [pc, #512] @ 386b8 │ │ │ │ - mov r1, r9 │ │ │ │ + str r5, [sp, #4] │ │ │ │ + ldr r0, [r4, #8] │ │ │ │ add ip, pc, ip │ │ │ │ + str r0, [sp] │ │ │ │ + ldr r0, [r6, #444] @ 0x1bc │ │ │ │ str ip, [r6] │ │ │ │ - bl 3e66c │ │ │ │ + bl 3f528 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r8, #8] │ │ │ │ - beq 38650 │ │ │ │ + beq 390ac │ │ │ │ ldr r3, [r0] │ │ │ │ + ldr r9, [r4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - ldr r9, [r3, #4] │ │ │ │ + ldr r5, [r3, #4] │ │ │ │ ldr r3, [r6, #40] @ 0x28 │ │ │ │ orr r3, r3, #2 │ │ │ │ str r3, [r6, #40] @ 0x28 │ │ │ │ - ldm r4, {r6, sl} │ │ │ │ - bl bfd78 │ │ │ │ - mov r5, r0 │ │ │ │ + ldr r6, [r4, #4] │ │ │ │ + bl c6cd4 │ │ │ │ + mov r2, r0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl bfb04 │ │ │ │ - ldr r2, [pc, #440] @ 386bc │ │ │ │ - mov r3, r9 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r5, [sp, #8] │ │ │ │ - str sl, [sp, #4] │ │ │ │ - str r6, [sp] │ │ │ │ + mov r4, r2 │ │ │ │ + bl c6a4c │ │ │ │ cmp r0, #0 │ │ │ │ + ldr r2, [pc, #432] @ 39114 │ │ │ │ add r1, r0, #7 │ │ │ │ movge r1, r0 │ │ │ │ + mov r3, r5 │ │ │ │ + str r9, [sp] │ │ │ │ asr r1, r1, #3 │ │ │ │ mov r0, #1 │ │ │ │ + str r6, [sp, #4] │ │ │ │ + str r4, [sp, #8] │ │ │ │ + add r2, pc, r2 │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, #4 │ │ │ │ - bl ab6e0 │ │ │ │ + bl b155c │ │ │ │ ldr r3, [r8, #8] │ │ │ │ - ldr r2, [pc, #384] @ 386c0 │ │ │ │ - ldr ip, [r3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [ip] │ │ │ │ - ldr ip, [ip, #8] │ │ │ │ mov r1, #6 │ │ │ │ mov r0, #1 │ │ │ │ - str ip, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ + ldr r2, [r3] │ │ │ │ + ldr r3, [r2] │ │ │ │ + ldr r2, [r2, #8] │ │ │ │ + str r2, [sp] │ │ │ │ + ldr r2, [pc, #356] @ 39118 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ ldr r3, [r8, #8] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ ldrb r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ - bne 385e4 │ │ │ │ + bne 3903c │ │ │ │ ldr r5, [r8, #40] @ 0x28 │ │ │ │ - ldr r3, [pc, #324] @ 386c4 │ │ │ │ - ldr r2, [pc, #324] @ 386c8 │ │ │ │ + cmp r5, #0 │ │ │ │ + ldr r3, [pc, #316] @ 3911c │ │ │ │ + ldr r2, [pc, #316] @ 39120 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ - cmp r5, #0 │ │ │ │ str r2, [r3] │ │ │ │ - bne 38358 │ │ │ │ - ldr r3, [pc, #304] @ 386cc │ │ │ │ + bne 38d9c │ │ │ │ + ldr r3, [pc, #300] @ 39124 │ │ │ │ add r3, pc, r3 │ │ │ │ str r5, [r3, #64] @ 0x40 │ │ │ │ - ldr r2, [pc, #296] @ 386d0 │ │ │ │ + ldr r2, [pc, #292] @ 39128 │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, r1 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ movw r0, #1026 @ 0x402 │ │ │ │ - bl 375e8 │ │ │ │ - ldr r3, [pc, #272] @ 386d4 │ │ │ │ + bl 37f80 │ │ │ │ + ldr r3, [pc, #268] @ 3912c │ │ │ │ mov r1, #0 │ │ │ │ + mvn r0, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #48] @ 0x30 │ │ │ │ - mvn r0, #1 │ │ │ │ - str r1, [r2, #108] @ 0x6c │ │ │ │ str r1, [r3, #40] @ 0x28 │ │ │ │ str r0, [r2, #84] @ 0x54 │ │ │ │ - add sp, sp, #16 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldr r2, [pc, #236] @ 386d8 │ │ │ │ + str r1, [r2, #108] @ 0x6c │ │ │ │ + b 38e14 │ │ │ │ + ldr r2, [pc, #236] @ 39130 │ │ │ │ mov r1, #6 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #1 │ │ │ │ - bl ab6e0 │ │ │ │ - b 38574 │ │ │ │ - vmov s15, r1 │ │ │ │ - ldr r3, [pc, #148] @ 3869c │ │ │ │ - vcvt.f32.s32 s14, s15 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 38fd0 │ │ │ │ + vmov s14, r1 │ │ │ │ vldr s15, [r6] │ │ │ │ + ldr r3, [pc, #144] @ 390f4 │ │ │ │ ldr r4, [r7, r3] │ │ │ │ + vcvt.f32.s32 s14, s14 │ │ │ │ ldr r1, [r4] │ │ │ │ vmul.f32 s15, s14, s15 │ │ │ │ vcvt.s32.f32 s15, s15 │ │ │ │ vmov r3, s15 │ │ │ │ cmp r3, r1 │ │ │ │ - beq 3838c │ │ │ │ - ldr r1, [pc, #172] @ 386dc │ │ │ │ + beq 38dd4 │ │ │ │ + mov r1, #60928 @ 0xee00 │ │ │ │ + movt r1, #2 │ │ │ │ cmp r3, r1 │ │ │ │ movlt r1, r3 │ │ │ │ cmp r1, #8000 @ 0x1f40 │ │ │ │ movlt r1, #8000 @ 0x1f40 │ │ │ │ vmov s15, r1 │ │ │ │ vcvt.f32.s32 s13, s15 │ │ │ │ vdiv.f32 s15, s13, s14 │ │ │ │ vstr s15, [r6] │ │ │ │ - b 3838c │ │ │ │ - ldr r2, [pc, #136] @ 386e0 │ │ │ │ + b 38dd4 │ │ │ │ + ldr r2, [pc, #128] @ 39134 │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, r1 │ │ │ │ - bl ab6e0 │ │ │ │ - b 385b4 │ │ │ │ - ldr r2, [pc, #116] @ 386e4 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 39010 │ │ │ │ + ldr r2, [pc, #108] @ 39138 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl ab6e0 │ │ │ │ + bl b155c │ │ │ │ mov r0, #3 │ │ │ │ - bl 37dd4 │ │ │ │ - eorseq r7, r0, r0, lsr #26 │ │ │ │ - eorseq r5, r0, r0, lsr #31 │ │ │ │ - eorseq r0, r1, r4, lsr #10 │ │ │ │ - @ instruction: 0x001906fc │ │ │ │ - ldrsbteq r7, [r0], -r8 │ │ │ │ - andmi r3, r0, r0, lsl #10 │ │ │ │ - andeq r1, r0, r4, asr #12 │ │ │ │ - eorseq r7, r0, ip, lsl #25 │ │ │ │ - andseq r0, r9, r4, asr #10 │ │ │ │ - andseq r0, r9, ip, lsr #10 │ │ │ │ - eorseq r0, r1, r0, lsl r4 │ │ │ │ - andseq r0, r9, r0, lsr #10 │ │ │ │ - ldrsbteq r7, [r0], -ip │ │ │ │ - andseq r0, r9, r8, ror #9 │ │ │ │ - andseq r0, r9, r0, ror #9 │ │ │ │ - @ instruction: 0x001904d4 │ │ │ │ - ldrsbteq r0, [r1], -r8 │ │ │ │ - andseq r0, r9, r8, asr #9 │ │ │ │ - eorseq r7, r0, r0, lsr #21 │ │ │ │ - andseq r0, r9, ip, lsr #9 │ │ │ │ - eorseq r7, r0, r4, ror sl │ │ │ │ - andseq r0, r9, ip, asr #8 │ │ │ │ - andeq lr, r2, r0, lsl #28 │ │ │ │ - andseq r0, r9, r4, asr r3 │ │ │ │ - andseq r0, r9, r4, lsl #6 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + bl 38790 │ │ │ │ + ldrsbteq r7, [r2], -r8 │ │ │ │ + eorseq r5, r2, r8, ror #10 │ │ │ │ + eorseq pc, r2, r0, ror #21 │ │ │ │ + andseq r1, sl, r8, lsl #30 │ │ │ │ + eorseq r7, r2, ip, lsl #5 │ │ │ │ + andeq r1, r0, r0, lsr r6 │ │ │ │ + eorseq r7, r2, r0, asr #4 │ │ │ │ + andseq r1, sl, r4, lsr sp │ │ │ │ + andseq r1, sl, r8, lsl sp │ │ │ │ + ldrhteq pc, [r2], -r4 @ │ │ │ │ + andseq r1, sl, r0, lsl sp │ │ │ │ + eorseq r7, r2, r8, ror r1 │ │ │ │ + andseq r1, sl, ip, ror #25 │ │ │ │ + @ instruction: 0x001a1cb4 │ │ │ │ + @ instruction: 0x001a1cb4 │ │ │ │ + eorseq pc, r2, r8, ror r8 @ │ │ │ │ + @ instruction: 0x001a1cb8 │ │ │ │ + eorseq r7, r2, r4, asr #32 │ │ │ │ + mulseq sl, ip, ip │ │ │ │ + eorseq r7, r2, r4, lsl r0 │ │ │ │ + andseq r1, sl, r0, asr #24 │ │ │ │ + andseq r1, sl, r4, asr #22 │ │ │ │ + @ instruction: 0x001a1af8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ vpush {d8-d11} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ - ldr r3, [pc, #952] @ 38abc │ │ │ │ - ldr r8, [pc, #952] @ 38ac0 │ │ │ │ - ldr r1, [pc, #952] @ 38ac4 │ │ │ │ - ldr r0, [pc, #952] @ 38ac8 │ │ │ │ - ldr r2, [pc, #952] @ 38acc │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, pc, r8 │ │ │ │ + ldr r1, [pc, #948] @ 3951c │ │ │ │ + sub sp, sp, #12 │ │ │ │ + vmov.i64 d9, #0x0000000000000000 │ │ │ │ + mov r6, #12 │ │ │ │ + ldr r0, [pc, #936] @ 39520 │ │ │ │ + ldr r3, [pc, #936] @ 39524 │ │ │ │ add r1, pc, r1 │ │ │ │ + ldr r8, [pc, #932] @ 39528 │ │ │ │ add r0, pc, r0 │ │ │ │ - sub sp, sp, #12 │ │ │ │ - vldr d9, [pc, #884] @ 38aa0 │ │ │ │ + ldr r2, [pc, #928] @ 3952c │ │ │ │ + add r3, pc, r3 │ │ │ │ str r0, [r1] │ │ │ │ + vldr d8, [pc, #880] @ 39508 │ │ │ │ + add r8, pc, r8 │ │ │ │ ldr r5, [r8, #40] @ 0x28 │ │ │ │ - vldr d8, [pc, #880] @ 38aa8 │ │ │ │ ldr r7, [r3, r2] │ │ │ │ - mov r6, #12 │ │ │ │ - b 38760 │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - blx 1c6508 │ │ │ │ - cmp r0, #10 │ │ │ │ - movlt r0, #10 │ │ │ │ - rsb r3, r0, r0, lsl #5 │ │ │ │ - add r0, r0, r3, lsl #2 │ │ │ │ - lsl r0, r0, #3 │ │ │ │ - bl 159f6c │ │ │ │ + b 391bc │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + sdiv r3, r3, r2 │ │ │ │ + cmp r3, #10 │ │ │ │ + movlt r3, #10 │ │ │ │ + mul r0, r1, r3 │ │ │ │ + bl 167bec │ │ │ │ ldr r3, [r8, #44] @ 0x2c │ │ │ │ - ldr r9, [pc, #868] @ 38ad0 │ │ │ │ + ldr r9, [pc, #872] @ 39530 │ │ │ │ cmp r3, #0 │ │ │ │ - vldrne s14, [r3, #64] @ 0x40 │ │ │ │ + vldrne s15, [r3, #64] @ 0x40 │ │ │ │ add r9, pc, r9 │ │ │ │ - vmoveq.f64 d7, d9 │ │ │ │ - vcvtne.f64.f32 d7, s14 │ │ │ │ - vldr d6, [r9, #104] @ 0x68 │ │ │ │ + vmoveq.f64 d16, d9 │ │ │ │ ldr r3, [r9, #8] │ │ │ │ + vldr d17, [r9, #104] @ 0x68 │ │ │ │ + vcvtne.f64.f32 d16, s15 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ - vadd.f64 d7, d7, d6 │ │ │ │ - vmul.f64 d7, d7, d8 │ │ │ │ - vcvt.s32.f64 s14, d7 │ │ │ │ - vstr s14, [r7, #24] │ │ │ │ + vadd.f64 d16, d16, d17 │ │ │ │ + vmul.f64 d16, d16, d8 │ │ │ │ + vcvt.s32.f64 s15, d16 │ │ │ │ + vstr s15, [r7, #24] │ │ │ │ blx r3 │ │ │ │ ldr r3, [r9, #44] @ 0x2c │ │ │ │ - cmp r3, #0 │ │ │ │ + mov r1, #1000 @ 0x3e8 │ │ │ │ mov r4, r0 │ │ │ │ - bne 387e4 │ │ │ │ - ldr r3, [r7, #16] │ │ │ │ - sub r0, r3, r0 │ │ │ │ - rsb r2, r0, r0, lsl #5 │ │ │ │ - add r0, r0, r2, lsl #2 │ │ │ │ - cmp r3, r4 │ │ │ │ - lsl r0, r0, #3 │ │ │ │ - ble 387e4 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 3923c │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + cmp r2, r0 │ │ │ │ + sub r3, r2, r0 │ │ │ │ + ble 3923c │ │ │ │ subs r6, r6, #1 │ │ │ │ - bne 38740 │ │ │ │ - ldr r2, [pc, #764] @ 38ad4 │ │ │ │ + mul r3, r1, r3 │ │ │ │ + bne 391a4 │ │ │ │ + ldr r2, [pc, #772] @ 39534 │ │ │ │ mov r1, #2 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #1 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 38998 │ │ │ │ - ldr r3, [pc, #740] @ 38ad8 │ │ │ │ - ldr sl, [pc, #740] @ 38adc │ │ │ │ + beq 393f0 │ │ │ │ + ldr r3, [pc, #748] @ 39538 │ │ │ │ mov r8, #0 │ │ │ │ - add r3, pc, r3 │ │ │ │ - vldr d9, [pc, #668] @ 38aa0 │ │ │ │ - vldr s22, [pc, #688] @ 38ab8 │ │ │ │ + vmov.i64 d9, #0x0000000000000000 │ │ │ │ mov r9, r8 │ │ │ │ - vldr d8, [pc, #664] @ 38aa8 │ │ │ │ + ldr sl, [pc, #736] @ 3953c │ │ │ │ + vldr s22, [pc, #696] @ 39518 │ │ │ │ + add r3, pc, r3 │ │ │ │ + vldr d8, [pc, #672] @ 39508 │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [sp, #4] │ │ │ │ - vldr d10, [pc, #660] @ 38ab0 │ │ │ │ - b 38850 │ │ │ │ + vldr d10, [pc, #668] @ 39510 │ │ │ │ + b 392a8 │ │ │ │ ldr r3, [r5, #124] @ 0x7c │ │ │ │ orrs r3, r8, r3 │ │ │ │ moveq r8, r3 │ │ │ │ - beq 38848 │ │ │ │ + beq 392a0 │ │ │ │ ldr r3, [r6, #8] │ │ │ │ ldr r3, [r3, #28] │ │ │ │ blx r3 │ │ │ │ vcvt.f64.f32 d0, s0 │ │ │ │ vcmpe.f64 d0, d10 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi 38a50 │ │ │ │ + bmi 394bc │ │ │ │ cmp r4, #0 │ │ │ │ - beq 38998 │ │ │ │ - cmp r4, #131072 @ 0x20000 │ │ │ │ + beq 393f0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ + cmp r4, #131072 @ 0x20000 │ │ │ │ movlt fp, r4 │ │ │ │ movge fp, #131072 @ 0x20000 │ │ │ │ + sub r4, r4, fp │ │ │ │ str r3, [sl] │ │ │ │ - bl 15a024 │ │ │ │ + bl 167ca4 │ │ │ │ ldr r3, [r5, #124] @ 0x7c │ │ │ │ - sub r4, r4, fp │ │ │ │ - cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ - beq 389c0 │ │ │ │ - bl 15a024 │ │ │ │ - ldr r3, [pc, #600] @ 38ae0 │ │ │ │ - add r3, pc, r3 │ │ │ │ - vldr d6, [r3, #56] @ 0x38 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 3942c │ │ │ │ + bl 167ca4 │ │ │ │ sub r2, r0, r6 │ │ │ │ - vmov s14, r2 │ │ │ │ + ldr r3, [pc, #604] @ 39540 │ │ │ │ + vmov s15, r2 │ │ │ │ ldr r2, [r5, #132] @ 0x84 │ │ │ │ - vcvt.f32.u32 s14, s14 │ │ │ │ + add r3, pc, r3 │ │ │ │ + vldr d17, [r3, #56] @ 0x38 │ │ │ │ cmp r2, fp │ │ │ │ - vmul.f32 s14, s14, s22 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - vadd.f64 d7, d7, d6 │ │ │ │ - vstr d7, [r3, #56] @ 0x38 │ │ │ │ - bge 388dc │ │ │ │ + vcvt.f32.u32 s15, s15 │ │ │ │ + vmul.f32 s15, s15, s22 │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ + vadd.f64 d16, d16, d17 │ │ │ │ + vstr d16, [r3, #56] @ 0x38 │ │ │ │ + bge 39334 │ │ │ │ cmp r8, #0 │ │ │ │ movne fp, r2 │ │ │ │ movne r9, r8 │ │ │ │ - bne 388d4 │ │ │ │ + bne 3932c │ │ │ │ ldr r3, [r5, #124] @ 0x7c │ │ │ │ mov fp, r2 │ │ │ │ cmp r3, #0 │ │ │ │ orrne r9, r9, #1 │ │ │ │ cmp fp, #0 │ │ │ │ - beq 38998 │ │ │ │ - ldr r2, [pc, #512] @ 38ae4 │ │ │ │ - ldr r6, [pc, #512] @ 38ae8 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r2, #44] @ 0x2c │ │ │ │ + beq 393f0 │ │ │ │ + ldr r0, [pc, #520] @ 39544 │ │ │ │ + mov r1, fp │ │ │ │ + ldr r6, [pc, #516] @ 39548 │ │ │ │ + ldr r3, [pc, #516] @ 3954c │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r0, [r0, #44] @ 0x2c │ │ │ │ add r6, pc, r6 │ │ │ │ - cmp r0, #0 │ │ │ │ - vldrne s14, [r0, #64] @ 0x40 │ │ │ │ - vmoveq.f64 d7, d9 │ │ │ │ - vldr d6, [r6, #104] @ 0x68 │ │ │ │ - vcvtne.f64.f32 d7, s14 │ │ │ │ - ldr r3, [pc, #480] @ 38aec │ │ │ │ - ldr r2, [pc, #480] @ 38af0 │ │ │ │ + ldr r2, [pc, #504] @ 39550 │ │ │ │ add r3, pc, r3 │ │ │ │ + vldr d17, [r6, #104] @ 0x68 │ │ │ │ + cmp r0, #0 │ │ │ │ + vldrne s15, [r0, #64] @ 0x40 │ │ │ │ + vmoveq.f64 d16, d9 │ │ │ │ add r2, pc, r2 │ │ │ │ - vadd.f64 d7, d7, d6 │ │ │ │ str r2, [r3] │ │ │ │ + mov r2, r9 │ │ │ │ ldr r3, [r6, #8] │ │ │ │ - mov r1, fp │ │ │ │ - vmul.f64 d7, d7, d8 │ │ │ │ - ldr r3, [r3, #24] │ │ │ │ ldr r0, [r5, #128] @ 0x80 │ │ │ │ - mov r2, r9 │ │ │ │ - vcvt.s32.f64 s14, d7 │ │ │ │ - vstr s14, [r7, #24] │ │ │ │ + vcvtne.f64.f32 d16, s15 │ │ │ │ + ldr r3, [r3, #24] │ │ │ │ + vadd.f64 d16, d16, d17 │ │ │ │ + vmul.f64 d16, d16, d8 │ │ │ │ + vcvt.s32.f64 s15, d16 │ │ │ │ + vstr s15, [r7, #24] │ │ │ │ blx r3 │ │ │ │ subs fp, r0, #0 │ │ │ │ - ble 3881c │ │ │ │ - ldr r2, [r5, #132] @ 0x84 │ │ │ │ + ble 39274 │ │ │ │ ldr r0, [r5, #128] @ 0x80 │ │ │ │ + ldr r2, [r5, #132] @ 0x84 │ │ │ │ + add r1, r0, fp │ │ │ │ sub r2, r2, fp │ │ │ │ str r2, [r5, #132] @ 0x84 │ │ │ │ - add r1, r0, fp │ │ │ │ - bl 23d8c │ │ │ │ + bl 23cc4 │ │ │ │ vmov s15, fp │ │ │ │ add r2, r6, #1200 @ 0x4b0 │ │ │ │ - vldr s11, [r7, #12] │ │ │ │ - vcvt.f32.s32 s14, s15 │ │ │ │ - vldr s15, [r2, #8] │ │ │ │ - vcvt.f64.s32 d4, s11 │ │ │ │ - vldr d6, [r6, #104] @ 0x68 │ │ │ │ cmp r4, #0 │ │ │ │ - vmul.f32 s14, s14, s15 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - vdiv.f64 d5, d7, d4 │ │ │ │ - vadd.f64 d6, d5, d6 │ │ │ │ - vstr d6, [r6, #104] @ 0x68 │ │ │ │ - bne 38850 │ │ │ │ + vldr s13, [r7, #12] │ │ │ │ + vldr s14, [r2, #8] │ │ │ │ + vldr d19, [r6, #104] @ 0x68 │ │ │ │ + vcvt.f64.s32 d18, s13 │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + vmul.f32 s15, s15, s14 │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ + vdiv.f64 d17, d16, d18 │ │ │ │ + vadd.f64 d17, d17, d19 │ │ │ │ + vstr d17, [r6, #104] @ 0x68 │ │ │ │ + bne 392a8 │ │ │ │ ldr r3, [r5, #124] @ 0x7c │ │ │ │ cmp r3, #0 │ │ │ │ - beq 389b0 │ │ │ │ + beq 39408 │ │ │ │ ldr r4, [r5, #132] @ 0x84 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 38a70 │ │ │ │ + beq 394dc │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ vpop {d8-d11} │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov r1, fp │ │ │ │ mov r0, r5 │ │ │ │ - bl c5f90 │ │ │ │ + bl cd4c4 │ │ │ │ cmn r0, #2 │ │ │ │ moveq r3, #1 │ │ │ │ movne r3, #0 │ │ │ │ str r3, [r5, #124] @ 0x7c │ │ │ │ - beq 3887c │ │ │ │ + beq 392d4 │ │ │ │ cmp r0, #0 │ │ │ │ - bge 3887c │ │ │ │ - ldr r3, [pc, #260] @ 38af4 │ │ │ │ + bge 392d4 │ │ │ │ + ldr r3, [pc, #248] @ 39554 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #28] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 3887c │ │ │ │ + beq 392d4 │ │ │ │ ldr r0, [r5, #132] @ 0x84 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 389b4 │ │ │ │ - bl 15a024 │ │ │ │ - vldr d6, [sl, #56] @ 0x38 │ │ │ │ + beq 3940c │ │ │ │ + bl 167ca4 │ │ │ │ sub r3, r0, r6 │ │ │ │ - vmov s14, r3 │ │ │ │ + vldr d17, [sl, #56] @ 0x38 │ │ │ │ + vmov s15, r3 │ │ │ │ ldr r3, [r5, #132] @ 0x84 │ │ │ │ - vcvt.f32.u32 s14, s14 │ │ │ │ cmp fp, r3 │ │ │ │ movle r8, #1 │ │ │ │ - vmul.f32 s14, s14, s22 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - vadd.f64 d7, d7, d6 │ │ │ │ - vstr d7, [sl, #56] @ 0x38 │ │ │ │ - ble 388dc │ │ │ │ + vcvt.f32.u32 s15, s15 │ │ │ │ + vmul.f32 s15, s15, s22 │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ + vadd.f64 d16, d16, d17 │ │ │ │ + vstr d16, [sl, #56] @ 0x38 │ │ │ │ + ble 39334 │ │ │ │ mov r8, #1 │ │ │ │ mov fp, r3 │ │ │ │ mov r9, r8 │ │ │ │ - b 388d4 │ │ │ │ - ldr r2, [pc, #160] @ 38af8 │ │ │ │ + b 3932c │ │ │ │ + ldr r2, [pc, #148] @ 39558 │ │ │ │ mov r1, #2 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #1 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #132] @ 0x84 │ │ │ │ - b 38848 │ │ │ │ + b 392a0 │ │ │ │ mov r0, #2 │ │ │ │ - bl 375e8 │ │ │ │ + bl 37f80 │ │ │ │ ldr r0, [r5, #140] @ 0x8c │ │ │ │ - bl b3254 │ │ │ │ + bl b986c │ │ │ │ ldr r0, [r5, #140] @ 0x8c │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ str r4, [r5, #140] @ 0x8c │ │ │ │ - bl 38300 │ │ │ │ + bl 38d38 │ │ │ │ mov r0, #1 │ │ │ │ str r4, [r5, #124] @ 0x7c │ │ │ │ - b 389b4 │ │ │ │ - nop {0} │ │ │ │ - ... │ │ │ │ + b 3940c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ rscsmi pc, r5, r0, lsl #18 │ │ │ │ @ instruction: 0x47ae147b │ │ │ │ svccc 0x00a47ae1 │ │ │ │ strcc r3, [r6, #1981] @ 0x7bd │ │ │ │ - ldrhteq r5, [r0], -r0 │ │ │ │ - eorseq r7, r0, r4, lsr #18 │ │ │ │ - eorseq r0, r1, r0, asr #2 │ │ │ │ - andseq r0, r9, r4, ror #6 │ │ │ │ - andeq r1, r0, r4, asr #12 │ │ │ │ - eorseq r7, r0, r8, asr #17 │ │ │ │ - @ instruction: 0x001902b4 │ │ │ │ - @ instruction: 0x001902b0 │ │ │ │ - eorseq r0, r1, ip, asr #32 │ │ │ │ - ldrsbteq pc, [r0], -r4 @ │ │ │ │ - eorseq r7, r0, r4, asr r7 │ │ │ │ - eorseq r7, r0, ip, asr #14 │ │ │ │ - eorseq pc, r0, ip, asr #30 │ │ │ │ - andseq r0, r9, r0, ror r1 │ │ │ │ - eorseq r7, r0, ip, asr #12 │ │ │ │ - andseq r0, r9, r0, rrx │ │ │ │ - push {r4, lr} │ │ │ │ + eorseq pc, r2, r0, ror #13 │ │ │ │ + andseq r1, sl, r0, asr fp │ │ │ │ + eorseq r5, r2, r8, asr #2 │ │ │ │ + eorseq r6, r2, r4, lsr #29 │ │ │ │ + andeq r1, r0, r0, lsr r6 │ │ │ │ + eorseq r6, r2, ip, ror #28 │ │ │ │ + andseq r1, sl, r8, lsr #21 │ │ │ │ + mulseq sl, ip, sl │ │ │ │ + ldrshteq pc, [r2], -r4 @ │ │ │ │ + eorseq pc, r2, r0, ror r5 @ │ │ │ │ + ldrshteq r6, [r2], -r4 │ │ │ │ + eorseq r6, r2, ip, ror #25 │ │ │ │ + eorseq pc, r2, r4, lsl #10 │ │ │ │ + andseq r1, sl, r8, ror #18 │ │ │ │ + eorseq r6, r2, r0, ror #23 │ │ │ │ + andseq r1, sl, r0, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ + str lr, [sp, #4] │ │ │ │ vpush {d8} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r2 │ │ │ │ - bl 34704 │ │ │ │ + bl 34e04 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ vmov.f64 d8, d0 │ │ │ │ blx r3 │ │ │ │ - ldr r3, [pc, #28] @ 38b48 │ │ │ │ + ldr r3, [pc, #36] @ 395b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1200 @ 0x4b0 │ │ │ │ vldr s15, [r3, #8] │ │ │ │ - vmul.f32 s14, s0, s15 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - vsub.f64 d0, d8, d7 │ │ │ │ + vmul.f32 s15, s0, s15 │ │ │ │ + vcvt.f64.f32 d0, s15 │ │ │ │ + vsub.f64 d0, d8, d0 │ │ │ │ vpop {d8} │ │ │ │ - pop {r4, pc} │ │ │ │ - eorseq r7, r0, r0, lsl r5 │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + eorseq r6, r2, ip, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ - str r0, [ip, #4008] @ 0xfa8 │ │ │ │ - ldr r5, [pc, #1396] @ 390d8 │ │ │ │ - ldr r0, [pc, #1396] @ 390dc │ │ │ │ - ldr r1, [pc, #1396] @ 390e0 │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ + str r0, [ip, #4000] @ 0xfa0 │ │ │ │ + ldr r5, [pc, #1432] @ 39b78 │ │ │ │ + sub sp, sp, #60 @ 0x3c │ │ │ │ + mov r2, #0 │ │ │ │ + mov r3, #0 │ │ │ │ + movt r3, #49136 @ 0xbff0 │ │ │ │ + ldr r0, [pc, #1416] @ 39b7c │ │ │ │ + ldr r1, [pc, #1416] @ 39b80 │ │ │ │ add r5, pc, r5 │ │ │ │ - add r0, pc, r0 │ │ │ │ ldr r4, [r5, #44] @ 0x2c │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r6, [pc, #1404] @ 39b84 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ - ldr r3, [pc, #1380] @ 390e4 │ │ │ │ - sub sp, sp, #60 @ 0x3c │ │ │ │ - mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ + add r6, pc, r6 │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ mov r1, #0 │ │ │ │ strd r2, [sp, #32] │ │ │ │ - bl 1567cc │ │ │ │ - ldr r6, [pc, #1348] @ 390e8 │ │ │ │ - add r6, pc, r6 │ │ │ │ + bl 1641a4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 38f9c │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ + beq 39a38 │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ - add r1, r2, #1136 @ 0x470 │ │ │ │ - vldr s14, [r1] │ │ │ │ movw r7, #1132 @ 0x46c │ │ │ │ + ldr r1, [r5, #44] @ 0x2c │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - add r1, r2, r7 │ │ │ │ + add r2, r1, #1136 @ 0x470 │ │ │ │ + add r0, r1, r7 │ │ │ │ + vldr s15, [r2] │ │ │ │ + ldr r2, [pc, #1336] @ 39b88 │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ + add r2, pc, r2 │ │ │ │ + vstr d16, [sp, #24] │ │ │ │ + vldr s15, [r0] │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ + vstr d16, [sp, #16] │ │ │ │ + ldr r0, [r1, #1160] @ 0x488 │ │ │ │ + str r0, [sp, #8] │ │ │ │ + ldr r0, [r1, #1156] @ 0x484 │ │ │ │ + str r0, [sp, #4] │ │ │ │ mov r0, #1 │ │ │ │ - vstr d7, [sp, #24] │ │ │ │ - vldr s14, [r1] │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - vstr d7, [sp, #16] │ │ │ │ - ldr r1, [r2, #1160] @ 0x488 │ │ │ │ - str r1, [sp, #8] │ │ │ │ - ldr r1, [r2, #1156] @ 0x484 │ │ │ │ - str r1, [sp, #4] │ │ │ │ - ldr r2, [r2, #8] │ │ │ │ - str r2, [sp] │ │ │ │ - ldr r2, [pc, #1260] @ 390ec │ │ │ │ + ldr r1, [r1, #8] │ │ │ │ + str r1, [sp] │ │ │ │ mov r1, #6 │ │ │ │ - add r2, pc, r2 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r3, [pc, #1248] @ 390f0 │ │ │ │ - add r3, pc, r3 │ │ │ │ - vldr d7, [r3, #408] @ 0x198 │ │ │ │ + bl b155c │ │ │ │ + ldr r2, [pc, #1276] @ 39b8c │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ - vcmp.f64 d7, #0.0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + vldr d16, [r2, #408] @ 0x198 │ │ │ │ + vcmp.f64 d16, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq 38f48 │ │ │ │ - vcvt.f32.f64 s14, d7 │ │ │ │ + beq 399e4 │ │ │ │ + vcvt.f32.f64 s15, d16 │ │ │ │ vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ + ldr r2, [pc, #1244] @ 39b90 │ │ │ │ add r7, r3, r7 │ │ │ │ - ldr r2, [pc, #1212] @ 390f4 │ │ │ │ add r3, r3, #1136 @ 0x470 │ │ │ │ - vdiv.f32 s15, s13, s14 │ │ │ │ - vstr s14, [r7] │ │ │ │ - vstr s15, [r3] │ │ │ │ - ldr r3, [r6, r2] │ │ │ │ + vdiv.f32 s14, s13, s15 │ │ │ │ + vstr s15, [r7] │ │ │ │ vstr s14, [r3] │ │ │ │ - ldr r3, [pc, #1188] @ 390f8 │ │ │ │ + ldr r3, [r6, r2] │ │ │ │ + vstr s15, [r3] │ │ │ │ + ldr r3, [pc, #1216] @ 39b94 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #448] @ 0x1c0 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 38c6c │ │ │ │ + beq 396ec │ │ │ │ ldr r3, [r3, #40] @ 0x28 │ │ │ │ tst r3, #1 │ │ │ │ - bne 38cb8 │ │ │ │ - ldr r5, [pc, #1160] @ 390fc │ │ │ │ - ldr r2, [pc, #1160] @ 39100 │ │ │ │ - ldr r3, [pc, #1160] @ 39104 │ │ │ │ + bne 39738 │ │ │ │ + ldr r5, [pc, #1188] @ 39b98 │ │ │ │ + ldr r2, [pc, #1188] @ 39b9c │ │ │ │ + ldr r3, [pc, #1188] @ 39ba0 │ │ │ │ add r5, pc, r5 │ │ │ │ + ldr r0, [r5, #452] @ 0x1c4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ - ldr r3, [r6, r3] │ │ │ │ mov r2, #0 │ │ │ │ - ldr r0, [r5, #452] @ 0x1c4 │ │ │ │ + ldr r3, [r6, r3] │ │ │ │ str r2, [r3] │ │ │ │ - bl 3f5d0 │ │ │ │ - ldr r3, [pc, #1128] @ 39108 │ │ │ │ - add r3, pc, r3 │ │ │ │ + bl 40574 │ │ │ │ + ldr r3, [pc, #1156] @ 39ba4 │ │ │ │ cmp r0, #0 │ │ │ │ + add r3, pc, r3 │ │ │ │ str r0, [r3, #84] @ 0x54 │ │ │ │ - beq 390bc │ │ │ │ + beq 39b5c │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r5, [pc, #1100] @ 3910c │ │ │ │ + ldr r5, [pc, #1128] @ 39ba8 │ │ │ │ add r2, sp, #32 │ │ │ │ + mov r1, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ - mov r1, #8 │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 15a71c │ │ │ │ - ldr r1, [pc, #1076] @ 39110 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r1, [r1, #84] @ 0x54 │ │ │ │ + bl 168414 │ │ │ │ cmn r0, #1 │ │ │ │ - vldrne d7, [sp, #32] │ │ │ │ - ldrne r3, [r5, #44] @ 0x2c │ │ │ │ - ldr r0, [pc, #1056] @ 39114 │ │ │ │ - addne r3, r3, #1136 @ 0x470 │ │ │ │ - add r0, pc, r0 │ │ │ │ - vcvtne.f32.f64 s14, d7 │ │ │ │ - vstrne s14, [r3, #12] │ │ │ │ - ldr r3, [pc, #1040] @ 39118 │ │ │ │ + beq 39770 │ │ │ │ + vldr d16, [sp, #32] │ │ │ │ + ldr r3, [r5, #44] @ 0x2c │ │ │ │ + vcvt.f32.f64 s15, d16 │ │ │ │ + add r3, r3, #1136 @ 0x470 │ │ │ │ + vstr s15, [r3, #12] │ │ │ │ + ldr r2, [pc, #1076] @ 39bac │ │ │ │ + ldr r3, [pc, #1076] @ 39bb0 │ │ │ │ + ldr r0, [r4, #1172] @ 0x494 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r2, [r2, #84] @ 0x54 │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r1, [pc, #1060] @ 39bb4 │ │ │ │ + str r2, [sp, #44] @ 0x2c │ │ │ │ + mov r2, #0 │ │ │ │ + cmp r0, r2 │ │ │ │ + str r2, [sp, #48] @ 0x30 │ │ │ │ + add r1, pc, r1 │ │ │ │ ldr r2, [r3, #40] @ 0x28 │ │ │ │ - str r0, [r3] │ │ │ │ + str r1, [r3] │ │ │ │ orr r2, r2, #2048 @ 0x800 │ │ │ │ str r2, [r3, #40] @ 0x28 │ │ │ │ - ldr r3, [pc, #1020] @ 3911c │ │ │ │ - ldr r0, [r4, #1172] @ 0x494 │ │ │ │ + ldr r3, [pc, #1024] @ 39bb8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - cmp r0, #0 │ │ │ │ - mov r3, #0 │ │ │ │ - str r1, [sp, #44] @ 0x2c │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ - beq 38d40 │ │ │ │ - bl d0938 │ │ │ │ - ldr r1, [pc, #984] @ 39120 │ │ │ │ + beq 397c4 │ │ │ │ + bl d8850 │ │ │ │ + ldr r1, [pc, #1008] @ 39bbc │ │ │ │ add r7, sp, #40 @ 0x28 │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r2, r7 │ │ │ │ mov r0, #0 │ │ │ │ - bl cfce4 │ │ │ │ - ldr r8, [pc, #964] @ 39124 │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r8, [pc, #996] @ 39bc0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl d7aa0 │ │ │ │ add r8, pc, r8 │ │ │ │ + str r0, [r4, #1172] @ 0x494 │ │ │ │ ldr r3, [r8, #428] @ 0x1ac │ │ │ │ cmp r3, #0 │ │ │ │ - str r0, [r4, #1172] @ 0x494 │ │ │ │ - bne 38fe8 │ │ │ │ + bne 39a84 │ │ │ │ ldr r5, [r8, #424] @ 0x1a8 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 38d80 │ │ │ │ + beq 39804 │ │ │ │ str r5, [r4, #1172] @ 0x494 │ │ │ │ - ldr r3, [pc, #928] @ 39128 │ │ │ │ + ldr r3, [pc, #952] @ 39bc4 │ │ │ │ ldr r8, [r6, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 38ddc │ │ │ │ - ldr r3, [pc, #912] @ 3912c │ │ │ │ + beq 39860 │ │ │ │ + ldr r3, [pc, #936] @ 39bc8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r5, [r3] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 3906c │ │ │ │ + beq 39b08 │ │ │ │ ldr r0, [r5] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 3906c │ │ │ │ - ldr r9, [pc, #884] @ 39130 │ │ │ │ + beq 39b08 │ │ │ │ + ldr r9, [pc, #908] @ 39bcc │ │ │ │ add r9, pc, r9 │ │ │ │ - b 38dcc │ │ │ │ + b 39850 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ cmp r0, #0 │ │ │ │ - beq 3906c │ │ │ │ + beq 39b08 │ │ │ │ mov r1, r9 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - bne 38dc0 │ │ │ │ + bne 39844 │ │ │ │ ldr r0, [r4, #1172] @ 0x494 │ │ │ │ - bl d0844 │ │ │ │ + bl d872c │ │ │ │ str r0, [r4, #1172] @ 0x494 │ │ │ │ - bl 15ff08 │ │ │ │ + bl 16e090 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 39058 │ │ │ │ - ldr r6, [pc, #820] @ 39134 │ │ │ │ - ldr r5, [pc, #820] @ 39138 │ │ │ │ - ldr r3, [pc, #820] @ 3913c │ │ │ │ - add r6, pc, r6 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r5, pc, r5 │ │ │ │ - mov r2, r6 │ │ │ │ + bne 39af4 │ │ │ │ + ldr r6, [pc, #844] @ 39bd0 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, #1 │ │ │ │ + ldr r5, [pc, #836] @ 39bd4 │ │ │ │ + ldr r3, [pc, #836] @ 39bd8 │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, r6 │ │ │ │ + add r5, pc, r5 │ │ │ │ + add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - bl ab6e0 │ │ │ │ + bl b155c │ │ │ │ ldr r2, [r5, #456] @ 0x1c8 │ │ │ │ - ldr r1, [r5, #460] @ 0x1cc │ │ │ │ mov r0, r4 │ │ │ │ - bl c9178 │ │ │ │ + ldr r1, [r5, #460] @ 0x1cc │ │ │ │ + bl d08d4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, #1 │ │ │ │ - bl ab6e0 │ │ │ │ + bl b155c │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 38fd0 │ │ │ │ + beq 39a6c │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ orr r3, r3, #2048 @ 0x800 │ │ │ │ cmp r2, #0 │ │ │ │ str r3, [r5, #40] @ 0x28 │ │ │ │ - beq 38e88 │ │ │ │ + beq 3990c │ │ │ │ ldr r0, [r2, #976] @ 0x3d0 │ │ │ │ - bl a2bf8 │ │ │ │ - ldr r2, [pc, #712] @ 39140 │ │ │ │ - mov r1, #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ + bl a81d4 │ │ │ │ + ldr r2, [pc, #736] @ 39bdc │ │ │ │ mov r3, r0 │ │ │ │ + mov r1, #4 │ │ │ │ mov r0, #41 @ 0x29 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r5, [pc, #692] @ 39144 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r5, [pc, #716] @ 39be0 │ │ │ │ mov r3, #0 │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r3, [r4, #88] @ 0x58 │ │ │ │ - ldr r3, [r5, #464] @ 0x1d0 │ │ │ │ mov r2, #0 │ │ │ │ - ldr r1, [pc, #672] @ 39148 │ │ │ │ mov r0, #0 │ │ │ │ - cmp r3, r2 │ │ │ │ - str r2, [r4, #1128] @ 0x468 │ │ │ │ + mov r1, #0 │ │ │ │ + movt r1, #50144 @ 0xc3e0 │ │ │ │ + str r3, [r4, #88] @ 0x58 │ │ │ │ strd r0, [r4, #96] @ 0x60 │ │ │ │ - ble 38f04 │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r2, [r4, #1128] @ 0x468 │ │ │ │ + ldr r3, [r5, #464] @ 0x1d0 │ │ │ │ + cmp r3, r2 │ │ │ │ + ble 3998c │ │ │ │ mov r0, r4 │ │ │ │ - bl c8b74 │ │ │ │ + bl d0254 │ │ │ │ ldr r2, [r5, #464] @ 0x1d0 │ │ │ │ - mov r1, #6 │ │ │ │ - cmp r0, r2 │ │ │ │ mov r3, r0 │ │ │ │ + mov r1, #6 │ │ │ │ str r0, [r5, #80] @ 0x50 │ │ │ │ + cmp r0, r2 │ │ │ │ movge r3, r2 │ │ │ │ strge r2, [r5, #80] @ 0x50 │ │ │ │ - ldr r2, [pc, #616] @ 3914c │ │ │ │ + ldr r2, [pc, #632] @ 39be4 │ │ │ │ strlt r0, [r5, #464] @ 0x1d0 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #1 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r3, [pc, #600] @ 39150 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r3, [pc, #616] @ 39be8 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r3, #80] @ 0x50 │ │ │ │ - bl c8c34 │ │ │ │ - ldr r3, [pc, #584] @ 39154 │ │ │ │ - ldr r2, [pc, #584] @ 39158 │ │ │ │ + bl d0320 │ │ │ │ + ldr r3, [pc, #600] @ 39bec │ │ │ │ + mov r0, #1 │ │ │ │ + ldr r2, [pc, #596] @ 39bf0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r0, #1 │ │ │ │ str r2, [r3] │ │ │ │ - ldr r2, [pc, #568] @ 3915c │ │ │ │ - ldr r3, [pc, #440] @ 390e0 │ │ │ │ + ldr r2, [pc, #584] @ 39bf4 │ │ │ │ + ldr r3, [pc, #464] @ 39b80 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 390d4 │ │ │ │ + bne 39b74 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ add r3, r3, r7 │ │ │ │ + ldr r2, [pc, #416] @ 39b90 │ │ │ │ vldr s15, [r3] │ │ │ │ - ldr r3, [pc, #412] @ 390f4 │ │ │ │ + ldr r3, [r6, r2] │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ - ldr r3, [r6, r3] │ │ │ │ vstr s15, [r3] │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne 38c4c │ │ │ │ - ldr r3, [pc, #496] @ 39160 │ │ │ │ + bne 396cc │ │ │ │ + ldr r3, [pc, #492] @ 39bf8 │ │ │ │ ldr r5, [r6, r3] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 38c4c │ │ │ │ - ldr r2, [pc, #480] @ 39164 │ │ │ │ + bne 396cc │ │ │ │ + ldr r2, [pc, #476] @ 39bfc │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, r1 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 38c4c │ │ │ │ - ldr r2, [pc, #452] @ 39168 │ │ │ │ + b 396cc │ │ │ │ + ldr r2, [pc, #448] @ 39c00 │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, r1 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r0, #2048 @ 0x800 │ │ │ │ - bl 375e8 │ │ │ │ - ldr r3, [pc, #428] @ 3916c │ │ │ │ + bl 37f80 │ │ │ │ + ldr r3, [pc, #424] @ 39c04 │ │ │ │ mov r2, #0 │ │ │ │ - add r3, pc, r3 │ │ │ │ mov r0, r2 │ │ │ │ + add r3, pc, r3 │ │ │ │ str r2, [r3, #44] @ 0x2c │ │ │ │ - b 38f1c │ │ │ │ + b 399a4 │ │ │ │ ldr r3, [r5, #448] @ 0x1c0 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 38fb0 │ │ │ │ + bne 39a4c │ │ │ │ mov r0, #1 │ │ │ │ - bl 375e8 │ │ │ │ - b 38fb0 │ │ │ │ - ldr r9, [pc, #384] @ 39170 │ │ │ │ - ldr r3, [pc, #384] @ 39174 │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r3, pc, r3 │ │ │ │ + bl 37f80 │ │ │ │ + b 39a4c │ │ │ │ + ldr r3, [pc, #380] @ 39c08 │ │ │ │ mov r1, r0 │ │ │ │ + ldr r9, [pc, #376] @ 39c0c │ │ │ │ + ldr r2, [pc, #376] @ 39c10 │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [pc, #372] @ 39c14 │ │ │ │ + add r9, pc, r9 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r2, [pc, #368] @ 39178 │ │ │ │ ldr r3, [r9, #8] │ │ │ │ - ldr r0, [pc, #364] @ 3917c │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r0, pc, r0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ - bl cfb4c │ │ │ │ + bl d78e4 │ │ │ │ cmp r0, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r0, [r8, #424] @ 0x1a8 │ │ │ │ - bne 38d7c │ │ │ │ - ldr r2, [pc, #320] @ 39180 │ │ │ │ + bne 39800 │ │ │ │ + ldr r2, [pc, #316] @ 39c18 │ │ │ │ mov r1, #1 │ │ │ │ + mov r0, r1 │ │ │ │ ldr r3, [r9, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r0, r1 │ │ │ │ - bl ab6e0 │ │ │ │ + bl b155c │ │ │ │ str r5, [r8, #428] @ 0x1ac │ │ │ │ - b 38d70 │ │ │ │ - ldr r3, [pc, #292] @ 39184 │ │ │ │ + b 397f4 │ │ │ │ + ldr r3, [pc, #288] @ 39c1c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 194170 │ │ │ │ - b 38df8 │ │ │ │ - ldr r3, [pc, #276] @ 39188 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r3, r3, #1248 @ 0x4e0 │ │ │ │ - add r3, r3, #8 │ │ │ │ - ldm r3, {r0, r1, r2} │ │ │ │ - stm r7, {r0, r1, r2} │ │ │ │ + bl 1a45fc │ │ │ │ + b 3987c │ │ │ │ + ldr r3, [pc, #272] @ 39c20 │ │ │ │ + movw ip, #1256 @ 0x4e8 │ │ │ │ mov r2, r7 │ │ │ │ - ldr r1, [pc, #252] @ 3918c │ │ │ │ + ldr r1, [pc, #264] @ 39c24 │ │ │ │ ldr r0, [r4, #1172] @ 0x494 │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [r3, #1264] @ 0x4f0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl cfce4 │ │ │ │ + ldrd sl, [r3, ip] │ │ │ │ + str lr, [r7, #8] │ │ │ │ + strd sl, [sp, #40] @ 0x28 │ │ │ │ + bl d7aa0 │ │ │ │ cmp r0, #0 │ │ │ │ strne r0, [r4, #1172] @ 0x494 │ │ │ │ - bne 38de0 │ │ │ │ - ldr r2, [pc, #228] @ 39190 │ │ │ │ + bne 39864 │ │ │ │ + ldr r2, [pc, #220] @ 39c28 │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, r1 │ │ │ │ - bl ab6e0 │ │ │ │ - b 38ddc │ │ │ │ - ldr r2, [pc, #208] @ 39194 │ │ │ │ - mov r1, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 39860 │ │ │ │ + ldr r2, [pc, #200] @ 39c2c │ │ │ │ + mov r1, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl ab6e0 │ │ │ │ - b 38fb0 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - ldrsbteq r7, [r0], -r0 │ │ │ │ - eorseq r5, r0, r4, asr r7 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - svclt 0x00f00000 @ IMB │ │ │ │ - eorseq r5, r0, r0, lsr #14 │ │ │ │ - @ instruction: 0x0018fef8 │ │ │ │ - eorseq pc, r0, ip, asr #24 │ │ │ │ - andeq r1, r0, r0, asr #18 │ │ │ │ - eorseq pc, r0, r8, lsl #24 │ │ │ │ - eorseq pc, r0, r0, ror #23 │ │ │ │ - andseq pc, r8, r4, lsl #30 │ │ │ │ - muleq r0, ip, ip │ │ │ │ - mlaseq r0, ip, r3, r7 │ │ │ │ - eorseq r7, r0, r8, ror r3 │ │ │ │ - eorseq r7, r0, r0, ror #6 │ │ │ │ - andseq pc, r8, r0, ror #29 │ │ │ │ - eorseq pc, r0, r4, asr fp @ │ │ │ │ - andseq pc, r8, r8, asr #29 │ │ │ │ - andseq r1, r9, r0, asr r0 │ │ │ │ - ldrshteq pc, [r0], -ip @ │ │ │ │ - andeq r1, r0, ip, ror #16 │ │ │ │ - andeq r1, r0, r8, asr sl │ │ │ │ - andseq r4, fp, r8, lsl r2 │ │ │ │ - andseq pc, r8, ip, lsl fp @ │ │ │ │ - eorseq pc, r0, ip, asr #20 │ │ │ │ - andseq pc, r8, r0, asr #28 │ │ │ │ - andseq pc, r8, r4, ror #27 │ │ │ │ - eorseq pc, r0, r8, asr #19 │ │ │ │ - mvngt r0, #0 │ │ │ │ - andseq pc, r8, ip, lsl #27 │ │ │ │ - eorseq pc, r0, r0, ror #18 │ │ │ │ - eorseq pc, r0, ip, asr #18 │ │ │ │ - andseq pc, r8, r0, lsl #27 │ │ │ │ - mlaseq r0, ip, r3, r5 │ │ │ │ - andeq r1, r0, r0, lsl r9 │ │ │ │ - @ instruction: 0x0018fbb8 │ │ │ │ - andseq pc, r8, r4, lsr fp @ │ │ │ │ - eorseq r7, r0, r8, ror r0 │ │ │ │ - eorseq r7, r0, r4, lsl #11 │ │ │ │ - @ instruction: 0x0018fbf4 │ │ │ │ - andseq r4, sl, ip, lsr r2 │ │ │ │ - eoreq r9, pc, r4, ror #23 │ │ │ │ - @ instruction: 0x0018fbb0 │ │ │ │ - andeq r1, r0, r8, ror #17 │ │ │ │ - eorseq r6, r0, r8, asr #31 │ │ │ │ - andseq r3, fp, r0, asr #30 │ │ │ │ - andseq pc, r8, ip, ror fp @ │ │ │ │ - andseq pc, r8, ip, asr #21 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 39a4c │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eorseq r6, r2, r4, asr #20 │ │ │ │ + ldrsbteq r4, [r2], -r4 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq r4, r2, r4, asr #25 │ │ │ │ + @ instruction: 0x001a16f8 │ │ │ │ + eorseq pc, r2, r8, asr #3 │ │ │ │ + andeq r1, r0, ip, lsr #18 │ │ │ │ + eorseq pc, r2, r8, lsl #3 │ │ │ │ + eorseq pc, r2, r0, ror #2 │ │ │ │ + @ instruction: 0x001a16d0 │ │ │ │ + andeq r1, r0, r8, lsl #25 │ │ │ │ + eorseq r6, r2, r8, lsl r9 │ │ │ │ + ldrshteq r6, [r2], -r4 │ │ │ │ + ldrhteq r6, [r2], -ip │ │ │ │ + ldrsbteq pc, [r2], -r4 @ │ │ │ │ + andseq r1, sl, r8, lsl #13 │ │ │ │ + andseq r1, sl, r4, lsl #13 │ │ │ │ + andseq r2, sl, r0, lsl r8 │ │ │ │ + eorseq pc, r2, r8, ror r0 @ │ │ │ │ + andeq r1, r0, r8, asr r8 │ │ │ │ + andeq r1, r0, r4, asr #20 │ │ │ │ + andseq r5, ip, r4, ror #19 │ │ │ │ + andseq r1, sl, r0, ror #5 │ │ │ │ + eorseq lr, r2, r0, asr #31 │ │ │ │ + @ instruction: 0x001a15fc │ │ │ │ + andseq r1, sl, r8, lsr #11 │ │ │ │ + eorseq lr, r2, ip, lsr #30 │ │ │ │ + andseq r1, sl, r0, asr r5 │ │ │ │ + ldrsbteq lr, [r2], -r8 │ │ │ │ + eorseq lr, r2, r0, asr #29 │ │ │ │ + andseq r1, sl, r4, asr #10 │ │ │ │ + eorseq r4, r2, r4, lsr #18 │ │ │ │ + strdeq r1, [r0], -ip │ │ │ │ + andseq r1, sl, r8, ror #6 │ │ │ │ + andseq r1, sl, r4, ror #5 │ │ │ │ + ldrsbteq r6, [r2], -r8 │ │ │ │ + andseq r1, sl, r4, lsr #7 │ │ │ │ + ldrsbteq r6, [r2], -r8 │ │ │ │ + @ instruction: 0x001b59fc │ │ │ │ + eorseq r9, r1, r4, ror #2 │ │ │ │ + andseq r1, sl, r0, ror #6 │ │ │ │ + ldrdeq r1, [r0], -r4 │ │ │ │ + eorseq r6, r2, ip, lsl r5 │ │ │ │ + @ instruction: 0x001c56fc │ │ │ │ + andseq r1, sl, r8, lsr #6 │ │ │ │ + andseq r1, sl, r8, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ subs r3, r0, #0 │ │ │ │ mov r4, r2 │ │ │ │ - ldr r2, [pc, #2208] @ 39a5c │ │ │ │ + ldr r2, [pc, #2240] @ 3a524 │ │ │ │ + str r1, [sp, #12] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [pc, #2204] @ 39a60 │ │ │ │ + ldr r3, [pc, #2232] @ 3a528 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r1, [sp, #12] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, #0 │ │ │ │ - beq 39a3c │ │ │ │ + beq 3a504 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 39a1c │ │ │ │ + beq 3a4e4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - ble 399fc │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [pc, #2152] @ 39a64 │ │ │ │ + ble 3a4c4 │ │ │ │ + ldr r3, [pc, #2188] @ 3a52c │ │ │ │ mov r7, #1 │ │ │ │ + mov r6, #0 │ │ │ │ + ldr r2, [sp, #36] @ 0x24 │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r5, #0 │ │ │ │ str r7, [r2, #8] │ │ │ │ - str r5, [r3] │ │ │ │ - bl ae04c │ │ │ │ + str r6, [r3] │ │ │ │ + bl b40a4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ - cmp r3, r7 │ │ │ │ mov fp, r0 │ │ │ │ - beq 39454 │ │ │ │ - ldr r3, [pc, #2112] @ 39a68 │ │ │ │ + cmp r3, r7 │ │ │ │ + beq 39efc │ │ │ │ + ldr r3, [pc, #2144] @ 3a530 │ │ │ │ str r0, [sp, #16] │ │ │ │ + str r6, [sp, #40] @ 0x28 │ │ │ │ + str r0, [sp, #44] @ 0x2c │ │ │ │ + str r6, [sp, #52] @ 0x34 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #24] │ │ │ │ - ldr r3, [pc, #2100] @ 39a6c │ │ │ │ - str r5, [sp, #52] @ 0x34 │ │ │ │ + ldr r3, [pc, #2120] @ 3a534 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ - ldr r3, [pc, #2088] @ 39a70 │ │ │ │ - str r5, [sp, #40] @ 0x28 │ │ │ │ + ldr r3, [pc, #2112] @ 3a538 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #32] │ │ │ │ - str r0, [sp, #44] @ 0x2c │ │ │ │ - b 3936c │ │ │ │ + b 39e14 │ │ │ │ cmp r3, #123 @ 0x7b │ │ │ │ - beq 39484 │ │ │ │ + beq 39f40 │ │ │ │ cmp r3, #125 @ 0x7d │ │ │ │ - beq 39520 │ │ │ │ + beq 39fe0 │ │ │ │ add fp, r7, #1 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ - bl 21800 │ │ │ │ + bl 21768 │ │ │ │ mov r8, r0 │ │ │ │ - bl ae04c │ │ │ │ - ldr r3, [r4, r6] │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ + bl b40a4 │ │ │ │ + ldr r3, [r4, r5] │ │ │ │ mov r1, #7 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, #11 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr sl, [r4, r6] │ │ │ │ + ldr r2, [sp, #28] │ │ │ │ + bl b155c │ │ │ │ + ldr sl, [r4, r5] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r0, sl │ │ │ │ - bl 21800 │ │ │ │ + bl 21768 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 39550 │ │ │ │ + beq 3a010 │ │ │ │ cmp r8, #0 │ │ │ │ movne r3, #9 │ │ │ │ moveq r3, #6 │ │ │ │ add r9, sl, r3 │ │ │ │ mov r1, #45 @ 0x2d │ │ │ │ mov r0, r9 │ │ │ │ - bl 24b6c │ │ │ │ + bl 24a98 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ - beq 3955c │ │ │ │ + beq 3a01c │ │ │ │ mov r0, r9 │ │ │ │ mov r2, #10 │ │ │ │ mov r1, #0 │ │ │ │ - bl 233b4 │ │ │ │ + bl 232f8 │ │ │ │ subs sl, r0, #0 │ │ │ │ - bge 39594 │ │ │ │ + bge 3a054 │ │ │ │ add r2, sl, #255 @ 0xff │ │ │ │ cmp r2, #253 @ 0xfd │ │ │ │ rsbls r2, sl, #0 │ │ │ │ movls sl, #1 │ │ │ │ - bls 395d8 │ │ │ │ - ldr r2, [pc, #1900] @ 39a74 │ │ │ │ - ldr r3, [r4, r6] │ │ │ │ - add r2, pc, r2 │ │ │ │ + bls 3a098 │ │ │ │ + ldr r2, [pc, #1932] @ 3a53c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, #11 │ │ │ │ - bl ab6e0 │ │ │ │ - mov r8, r5 │ │ │ │ - mov r5, r7 │ │ │ │ - ldr r1, [pc, #1872] @ 39a78 │ │ │ │ - ldr r0, [r4, r6] │ │ │ │ + ldr r3, [r4, r5] │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + mov r8, r6 │ │ │ │ + mov r6, r7 │ │ │ │ + ldr r1, [pc, #1904] @ 3a540 │ │ │ │ + ldr r0, [r4, r5] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 21df4 │ │ │ │ + bl 21d5c │ │ │ │ subs r2, r0, #0 │ │ │ │ - beq 3956c │ │ │ │ + beq 3a02c │ │ │ │ cmp r8, #0 │ │ │ │ - beq 39584 │ │ │ │ + beq 3a044 │ │ │ │ mov r0, r8 │ │ │ │ - mov r1, r5 │ │ │ │ - bl ae0a0 │ │ │ │ - ldr r3, [pc, #1832] @ 39a7c │ │ │ │ + mov r1, r6 │ │ │ │ + bl b4104 │ │ │ │ + ldr r3, [pc, #1864] @ 3a544 │ │ │ │ mov r2, #1 │ │ │ │ - add r3, pc, r3 │ │ │ │ mov r7, fp │ │ │ │ + add r3, pc, r3 │ │ │ │ str r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, r7 │ │ │ │ - ble 394ec │ │ │ │ + ble 39fac │ │ │ │ ldr r0, [r4, r7, lsl #2] │ │ │ │ - lsl r6, r7, #2 │ │ │ │ + lsl r5, r7, #2 │ │ │ │ + add r8, r4, r5 │ │ │ │ ldrb r3, [r0] │ │ │ │ - add r8, r4, r7, lsl #2 │ │ │ │ cmp r3, #45 @ 0x2d │ │ │ │ - bne 39258 │ │ │ │ + bne 39d00 │ │ │ │ ldrb r3, [r0, #1] │ │ │ │ add fp, r7, #1 │ │ │ │ - cmp r3, #45 @ 0x2d │ │ │ │ mov r9, fp │ │ │ │ - beq 39698 │ │ │ │ + cmp r3, #45 @ 0x2d │ │ │ │ + beq 3a158 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 3926c │ │ │ │ + bne 39d14 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 3926c │ │ │ │ - ldr r2, [pc, #1740] @ 39a80 │ │ │ │ + beq 39d14 │ │ │ │ + ldr r2, [pc, #1772] @ 3a548 │ │ │ │ add sl, r0, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, sl │ │ │ │ mov r1, #8 │ │ │ │ + mov r3, sl │ │ │ │ mov r0, #11 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r1, [pc, #1716] @ 39a84 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r1, [pc, #1748] @ 3a54c │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 21df4 │ │ │ │ + bl 21d5c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 39748 │ │ │ │ - cmp r5, #0 │ │ │ │ - beq 393f4 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ + bne 3a208 │ │ │ │ + cmp r6, #0 │ │ │ │ + beq 39e9c │ │ │ │ + ldr r3, [r6, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 397b8 │ │ │ │ + beq 3a278 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ - add r6, r6, #4 │ │ │ │ mov r2, #0 │ │ │ │ - cmp r3, fp │ │ │ │ + add r5, r5, #4 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ - ldr r0, [r4, r6] │ │ │ │ - bgt 396ec │ │ │ │ - ldr r2, [pc, #1648] @ 39a88 │ │ │ │ - ldr r3, [r4, r6] │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r0, [r4, r5] │ │ │ │ + cmp r3, fp │ │ │ │ + bgt 3a1ac │ │ │ │ + ldr r2, [pc, #1680] @ 3a550 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, #11 │ │ │ │ + ldr r3, [r4, r5] │ │ │ │ ldr fp, [sp, #44] @ 0x2c │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #1624] @ 39a8c │ │ │ │ - mov r3, sl │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r2, [pc, #1656] @ 3a554 │ │ │ │ + mov r3, sl │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #11 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r0, fp │ │ │ │ mov r1, #1 │ │ │ │ - bl ae550 │ │ │ │ mov fp, #0 │ │ │ │ - ldr r2, [pc, #1588] @ 39a90 │ │ │ │ - ldr r3, [pc, #1536] @ 39a60 │ │ │ │ + bl b45f8 │ │ │ │ + ldr r2, [pc, #1620] @ 3a558 │ │ │ │ + ldr r3, [pc, #1568] @ 3a528 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 399f8 │ │ │ │ + bne 3a4c0 │ │ │ │ mov r0, fp │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldrb r3, [r0, #1] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 39268 │ │ │ │ - bl ae04c │ │ │ │ - ldr r3, [pc, #1528] @ 39a94 │ │ │ │ + bne 39d10 │ │ │ │ + bl b40a4 │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ mov r2, #1 │ │ │ │ + mov r5, r0 │ │ │ │ + ldr r3, [r3, #32] │ │ │ │ + tst r3, #1 │ │ │ │ + ldr r3, [pc, #1520] @ 3a55c │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3] │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ + beq 39f80 │ │ │ │ + ldr r3, [r0, #32] │ │ │ │ + orr r3, r3, r2 │ │ │ │ + str r3, [r0, #32] │ │ │ │ + cmp r6, #0 │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r3, [r3, #32] │ │ │ │ - tst r3, #1 │ │ │ │ - ldrne r3, [r0, #32] │ │ │ │ - mov r6, r0 │ │ │ │ - orrne r3, r3, r2 │ │ │ │ - strne r3, [r0, #32] │ │ │ │ - cmp r5, #0 │ │ │ │ - beq 39734 │ │ │ │ - mov r0, r5 │ │ │ │ - mov r1, r6 │ │ │ │ - bl ae0a0 │ │ │ │ + beq 3a1f4 │ │ │ │ + mov r0, r6 │ │ │ │ + mov r1, r5 │ │ │ │ + bl b4104 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ - mov r5, #0 │ │ │ │ + mov r6, #0 │ │ │ │ + str r5, [sp, #16] │ │ │ │ cmp r3, r7 │ │ │ │ - str r6, [sp, #16] │ │ │ │ - bgt 3936c │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ + bgt 39e14 │ │ │ │ ldr fp, [sp, #44] @ 0x2c │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 39444 │ │ │ │ + bne 39eec │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp fp, r3 │ │ │ │ - beq 39454 │ │ │ │ - ldr r2, [pc, #1416] @ 39a98 │ │ │ │ + beq 39efc │ │ │ │ + ldr r2, [pc, #1424] @ 3a560 │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #11 │ │ │ │ - bl ab6e0 │ │ │ │ - b 39454 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 39efc │ │ │ │ ldrb r3, [r0, #1] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 39268 │ │ │ │ - ldr r5, [sp, #16] │ │ │ │ - cmp r5, #0 │ │ │ │ - beq 396d0 │ │ │ │ - ldr r3, [r5] │ │ │ │ + bne 39d10 │ │ │ │ + ldr r6, [sp, #16] │ │ │ │ + cmp r6, #0 │ │ │ │ + beq 3a190 │ │ │ │ + ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 396d0 │ │ │ │ + beq 3a190 │ │ │ │ add r7, r7, #1 │ │ │ │ str r3, [sp, #16] │ │ │ │ - b 39360 │ │ │ │ + b 39e08 │ │ │ │ cmp r8, #0 │ │ │ │ movne r3, #9 │ │ │ │ - bne 392b8 │ │ │ │ + bne 39d60 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ - bl ae84c │ │ │ │ - b 39318 │ │ │ │ - ldr r1, [pc, #1320] @ 39a9c │ │ │ │ + bl b4934 │ │ │ │ + b 39dc0 │ │ │ │ + ldr r1, [pc, #1328] @ 3a564 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a5f28 │ │ │ │ + bl ab7a0 │ │ │ │ cmp r8, #0 │ │ │ │ - bne 39340 │ │ │ │ + bne 39de8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - mov r1, r5 │ │ │ │ - bl ae6dc │ │ │ │ - b 3934c │ │ │ │ + mov r1, r6 │ │ │ │ + bl b47bc │ │ │ │ + b 39df4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, #10 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r3, #1 │ │ │ │ - bl 233b4 │ │ │ │ + bl 232f8 │ │ │ │ sub r1, sl, #1 │ │ │ │ - cmp r1, #254 @ 0xfe │ │ │ │ mov r2, r0 │ │ │ │ - bhi 39300 │ │ │ │ + cmp r1, #254 @ 0xfe │ │ │ │ + bhi 39da8 │ │ │ │ sub r1, r0, #1 │ │ │ │ cmp r1, #254 @ 0xfe │ │ │ │ movhi r1, #0 │ │ │ │ movls r1, #1 │ │ │ │ cmp sl, r0 │ │ │ │ movge r1, #0 │ │ │ │ cmp r1, #0 │ │ │ │ - beq 39300 │ │ │ │ - ldr r1, [pc, #1216] @ 39aa0 │ │ │ │ - ldr r3, [pc, #1216] @ 39aa4 │ │ │ │ + beq 39da8 │ │ │ │ + ldr r1, [pc, #1224] @ 3a568 │ │ │ │ cmp r8, #0 │ │ │ │ + mov r9, r6 │ │ │ │ + add r8, sp, #60 @ 0x3c │ │ │ │ + mov r6, r7 │ │ │ │ + str r5, [sp, #20] │ │ │ │ + ldr r3, [pc, #1204] @ 3a56c │ │ │ │ + mov r7, sl │ │ │ │ + mov r5, r2 │ │ │ │ + str r4, [sp, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ moveq r3, r1 │ │ │ │ - mov r9, r5 │ │ │ │ - str r6, [sp, #20] │ │ │ │ - mov r5, r7 │ │ │ │ - str r4, [sp, #48] @ 0x30 │ │ │ │ - mov r7, sl │ │ │ │ - add r8, sp, #60 @ 0x3c │ │ │ │ - mov r6, r2 │ │ │ │ mov r4, r3 │ │ │ │ - b 39644 │ │ │ │ + b 3a104 │ │ │ │ mov r0, r9 │ │ │ │ - mov r1, r5 │ │ │ │ + mov r1, r6 │ │ │ │ add r7, r7, #1 │ │ │ │ - bl ae0a0 │ │ │ │ - cmp r7, r6 │ │ │ │ - bgt 39688 │ │ │ │ + bl b4104 │ │ │ │ + cmp r7, r5 │ │ │ │ + bgt 3a148 │ │ │ │ cmp r7, sl │ │ │ │ - moveq r0, r5 │ │ │ │ - beq 3963c │ │ │ │ - bl ae04c │ │ │ │ - mov r9, r5 │ │ │ │ - mov r5, r0 │ │ │ │ + moveq r0, r6 │ │ │ │ + beq 3a0fc │ │ │ │ + bl b40a4 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r0 │ │ │ │ mov r3, #15 │ │ │ │ - mov r1, r3 │ │ │ │ mov r2, #1 │ │ │ │ - mov r0, r8 │ │ │ │ stm sp, {r4, r7} │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ + mov r1, r3 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ mov r1, r8 │ │ │ │ - mov r0, r5 │ │ │ │ - bl ae84c │ │ │ │ + mov r0, r6 │ │ │ │ + bl b4934 │ │ │ │ cmp r9, #0 │ │ │ │ - bne 39614 │ │ │ │ + bne 3a0d4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - mov r1, r5 │ │ │ │ + mov r1, r6 │ │ │ │ add r7, r7, #1 │ │ │ │ - bl ae6dc │ │ │ │ - cmp r7, r6 │ │ │ │ - ble 3962c │ │ │ │ - ldr r6, [sp, #20] │ │ │ │ + bl b47bc │ │ │ │ + cmp r7, r5 │ │ │ │ + ble 3a0ec │ │ │ │ + ldr r5, [sp, #20] │ │ │ │ + mov r8, r6 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ - mov r8, r5 │ │ │ │ - b 39320 │ │ │ │ + b 39dc8 │ │ │ │ ldrb r3, [r0, #2] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 396b4 │ │ │ │ + beq 3a174 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 393ac │ │ │ │ - b 3926c │ │ │ │ + beq 39e54 │ │ │ │ + b 39d14 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, fp │ │ │ │ - ble 3979c │ │ │ │ + ble 3a25c │ │ │ │ mov r3, #1 │ │ │ │ mov r7, fp │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - b 3936c │ │ │ │ - ldr r2, [pc, #976] @ 39aa8 │ │ │ │ + b 39e14 │ │ │ │ + ldr r2, [pc, #984] @ 3a570 │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #11 │ │ │ │ ldr fp, [sp, #44] @ 0x2c │ │ │ │ - bl ab6e0 │ │ │ │ - b 39444 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 39eec │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ - bl 233b4 │ │ │ │ + bl 232f8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 39410 │ │ │ │ + beq 39eb8 │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 39410 │ │ │ │ - cmp r5, #0 │ │ │ │ + bne 39eb8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ - movne r3, r5 │ │ │ │ + cmp r6, #0 │ │ │ │ + movne r3, r6 │ │ │ │ cmp r0, #0 │ │ │ │ mvnle r0, #0 │ │ │ │ str r0, [r3, #20] │ │ │ │ mov r3, #0 │ │ │ │ add r7, r9, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - b 39360 │ │ │ │ + b 39e08 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - mov r1, r6 │ │ │ │ - bl ae6dc │ │ │ │ - str r6, [sp, #16] │ │ │ │ - b 39360 │ │ │ │ - ldr r1, [pc, #860] @ 39aac │ │ │ │ + mov r1, r5 │ │ │ │ + bl b47bc │ │ │ │ + str r5, [sp, #16] │ │ │ │ + b 39e08 │ │ │ │ + ldr r1, [pc, #868] @ 3a574 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 21df4 │ │ │ │ + bl 21d5c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 39800 │ │ │ │ - cmp r5, #0 │ │ │ │ - beq 39788 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ + bne 3a2c0 │ │ │ │ + cmp r6, #0 │ │ │ │ + beq 3a248 │ │ │ │ + ldr r3, [r6, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 39788 │ │ │ │ - ldr r3, [r5, #32] │ │ │ │ + beq 3a248 │ │ │ │ + ldr r3, [r6, #32] │ │ │ │ orr r3, r3, #1 │ │ │ │ - str r3, [r5, #32] │ │ │ │ + str r3, [r6, #32] │ │ │ │ mov r9, r7 │ │ │ │ - b 39724 │ │ │ │ + b 3a1e4 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [r2, #32] │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [r2, #32] │ │ │ │ - b 39780 │ │ │ │ - ldr r2, [pc, #780] @ 39ab0 │ │ │ │ + b 3a240 │ │ │ │ + ldr r2, [pc, #788] @ 3a578 │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #11 │ │ │ │ ldr fp, [sp, #44] @ 0x2c │ │ │ │ - bl ab6e0 │ │ │ │ - b 39444 │ │ │ │ - ldr r1, [pc, #756] @ 39ab4 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 39eec │ │ │ │ + ldr r1, [pc, #764] @ 3a57c │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 21df4 │ │ │ │ + bl 21d5c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 39768 │ │ │ │ - ldr r1, [pc, #736] @ 39ab8 │ │ │ │ + beq 3a228 │ │ │ │ + ldr r1, [pc, #744] @ 3a580 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 21df4 │ │ │ │ + bl 21d5c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 39838 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ + bne 3a2f8 │ │ │ │ + ldr r3, [r6, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 39820 │ │ │ │ - ldr r3, [r5, #32] │ │ │ │ + beq 3a2e0 │ │ │ │ + ldr r3, [r6, #32] │ │ │ │ bic r3, r3, #1 │ │ │ │ - b 3977c │ │ │ │ - ldr r1, [pc, #692] @ 39abc │ │ │ │ + b 3a23c │ │ │ │ + ldr r1, [pc, #700] @ 3a584 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 21df4 │ │ │ │ + bl 21d5c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 39838 │ │ │ │ - cmp r5, #0 │ │ │ │ - bne 397e8 │ │ │ │ + bne 3a2f8 │ │ │ │ + cmp r6, #0 │ │ │ │ + bne 3a2a8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [r2, #32] │ │ │ │ bic r3, r3, #1 │ │ │ │ str r3, [r2, #32] │ │ │ │ - b 39724 │ │ │ │ + b 3a1e4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, fp │ │ │ │ - ble 398c8 │ │ │ │ - ldr r1, [pc, #628] @ 39ac0 │ │ │ │ + ble 3a38c │ │ │ │ + ldr r1, [pc, #636] @ 3a588 │ │ │ │ mov r0, sl │ │ │ │ + ldr r5, [r8, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r6, [r8, #4] │ │ │ │ - bl 21df4 │ │ │ │ + bl 21d5c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 398e8 │ │ │ │ - cmp r6, #0 │ │ │ │ - beq 398e0 │ │ │ │ - mov r0, r6 │ │ │ │ - bl b2144 │ │ │ │ - subs r6, r0, #0 │ │ │ │ - beq 398e0 │ │ │ │ + bne 3a3ac │ │ │ │ cmp r5, #0 │ │ │ │ - beq 399e8 │ │ │ │ + beq 3a3a4 │ │ │ │ mov r0, r5 │ │ │ │ - mov r1, r6 │ │ │ │ - bl ae0a0 │ │ │ │ + bl b85c4 │ │ │ │ + subs r5, r0, #0 │ │ │ │ + beq 3a3a4 │ │ │ │ + cmp r6, #0 │ │ │ │ + beq 3a4b0 │ │ │ │ + mov r0, r6 │ │ │ │ + mov r1, r5 │ │ │ │ + bl b4104 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r3, [r3, #32] │ │ │ │ tst r3, #1 │ │ │ │ - beq 398b0 │ │ │ │ - ldr r3, [r6, #4] │ │ │ │ + beq 3a374 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - ldrne r3, [r6, #32] │ │ │ │ - orrne r3, r3, #1 │ │ │ │ - strne r3, [r6, #32] │ │ │ │ - ldr r3, [pc, #524] @ 39ac4 │ │ │ │ + beq 3a374 │ │ │ │ + ldr r3, [r5, #32] │ │ │ │ + orr r3, r3, #1 │ │ │ │ + str r3, [r5, #32] │ │ │ │ + ldr r3, [pc, #528] @ 3a58c │ │ │ │ mov r2, #1 │ │ │ │ + mov r6, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r5, r6 │ │ │ │ str r2, [r3] │ │ │ │ - b 39724 │ │ │ │ - ldr r1, [pc, #504] @ 39ac8 │ │ │ │ + b 3a1e4 │ │ │ │ + ldr r1, [pc, #508] @ 3a590 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 21df4 │ │ │ │ + bl 21d5c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 398e8 │ │ │ │ + bne 3a3ac │ │ │ │ ldr fp, [sp, #44] @ 0x2c │ │ │ │ - b 3942c │ │ │ │ + b 39ed4 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r1, sl │ │ │ │ - bl a600c │ │ │ │ + bl ab8ac │ │ │ │ cmp r0, #0 │ │ │ │ - beq 399c8 │ │ │ │ - ldr r3, [pc, #456] @ 39acc │ │ │ │ + beq 3a490 │ │ │ │ + ldr r3, [pc, #460] @ 3a594 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 39974 │ │ │ │ + beq 3a438 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ ands r3, r3, #16 │ │ │ │ - bne 39974 │ │ │ │ + bne 3a438 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ + mov r1, sl │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ cmp r2, fp │ │ │ │ ldrgt r2, [r8, #4] │ │ │ │ movle r2, r3 │ │ │ │ - mov r1, sl │ │ │ │ - bl a5f84 │ │ │ │ + bl ab810 │ │ │ │ subs r9, r0, #0 │ │ │ │ - blt 399ac │ │ │ │ - ldr r3, [pc, #392] @ 39ad0 │ │ │ │ + blt 3a474 │ │ │ │ + ldr r3, [pc, #396] @ 3a598 │ │ │ │ add r9, r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #2 │ │ │ │ - beq 39724 │ │ │ │ - cmp r5, #0 │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ + beq 3a1e4 │ │ │ │ + cmp r6, #0 │ │ │ │ ldr r2, [r8, #4] │ │ │ │ mov r1, sl │ │ │ │ - movne r0, r5 │ │ │ │ - bl aebc0 │ │ │ │ - b 39724 │ │ │ │ + ldr r0, [sp, #16] │ │ │ │ + movne r0, r6 │ │ │ │ + bl b4cf8 │ │ │ │ + b 3a1e4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ cmp r3, fp │ │ │ │ ldrgt r2, [r8, #4] │ │ │ │ + movgt r1, sl │ │ │ │ movle r2, #0 │ │ │ │ - mov r1, sl │ │ │ │ - bl a5f28 │ │ │ │ + movle r1, sl │ │ │ │ + bl ab7a0 │ │ │ │ cmn r0, #5 │ │ │ │ mov r9, r0 │ │ │ │ - blt 399b4 │ │ │ │ + blt 3a47c │ │ │ │ cmp r0, #0 │ │ │ │ - blt 398e0 │ │ │ │ + blt 3a3a4 │ │ │ │ add r9, r0, r7 │ │ │ │ - b 39724 │ │ │ │ + b 3a1e4 │ │ │ │ cmn r9, #5 │ │ │ │ - bge 398e0 │ │ │ │ - sub r9, r7, r9 │ │ │ │ + bge 3a3a4 │ │ │ │ mov r3, #1 │ │ │ │ + sub r9, r7, r9 │ │ │ │ sub r9, r9, #6 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - b 39724 │ │ │ │ - ldr r2, [pc, #260] @ 39ad4 │ │ │ │ + b 3a1e4 │ │ │ │ + ldr r2, [pc, #260] @ 3a59c │ │ │ │ mov r3, sl │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, #11 │ │ │ │ ldr fp, [sp, #44] @ 0x2c │ │ │ │ - bl ab6e0 │ │ │ │ - b 3942c │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 39ed4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - mov r1, r6 │ │ │ │ - bl ae6dc │ │ │ │ - b 3988c │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - ldr r3, [pc, #212] @ 39ad8 │ │ │ │ - ldr r1, [pc, #212] @ 39adc │ │ │ │ - ldr r0, [pc, #212] @ 39ae0 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ + mov r1, r5 │ │ │ │ + bl b47bc │ │ │ │ + b 3a34c │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + ldr r3, [pc, #212] @ 3a5a0 │ │ │ │ mov r2, #100 @ 0x64 │ │ │ │ - bl 23a50 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #192] @ 39ae4 │ │ │ │ - ldr r1, [pc, #192] @ 39ae8 │ │ │ │ - ldr r0, [pc, #192] @ 39aec │ │ │ │ + ldr r1, [pc, #208] @ 3a5a4 │ │ │ │ + ldr r0, [pc, #208] @ 3a5a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ + bl 23988 <__assert_fail@plt> │ │ │ │ + ldr r3, [pc, #192] @ 3a5ac │ │ │ │ mov r2, #99 @ 0x63 │ │ │ │ - bl 23a50 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #172] @ 39af0 │ │ │ │ - ldr r1, [pc, #172] @ 39af4 │ │ │ │ - ldr r0, [pc, #172] @ 39af8 │ │ │ │ + ldr r1, [pc, #188] @ 3a5b0 │ │ │ │ + ldr r0, [pc, #188] @ 3a5b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ + bl 23988 <__assert_fail@plt> │ │ │ │ + ldr r3, [pc, #172] @ 3a5b8 │ │ │ │ mov r2, #98 @ 0x62 │ │ │ │ - bl 23a50 <__assert_fail@plt> │ │ │ │ - eorseq r5, r0, r0, lsl #2 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - ldrsbteq pc, [r0], -ip @ │ │ │ │ - andseq r2, r9, r0, lsl #24 │ │ │ │ - @ instruction: 0x00192bfc │ │ │ │ - @ instruction: 0x00192bfc │ │ │ │ - andseq r2, r9, ip, asr fp │ │ │ │ - andseq r7, ip, ip, asr lr │ │ │ │ - eorseq pc, r0, r4, lsl #15 │ │ │ │ - @ instruction: 0x001929d8 │ │ │ │ - @ instruction: 0x0018dfdc │ │ │ │ - andseq r2, r9, ip, lsl #19 │ │ │ │ - andseq r2, r9, r4, asr #19 │ │ │ │ - eorseq r4, r0, r4, ror #28 │ │ │ │ - eorseq pc, r0, ip, lsr r6 @ │ │ │ │ - andseq r2, r9, ip, ror #18 │ │ │ │ - @ instruction: 0x001914d0 │ │ │ │ - andseq r2, r9, r4, ror r8 │ │ │ │ - andseq r2, r9, r4, ror #16 │ │ │ │ - andseq r2, r9, r4, lsr #13 │ │ │ │ - andseq r1, r9, r0, ror #3 │ │ │ │ - andseq r2, r9, r8, lsl #11 │ │ │ │ - andseq r1, r9, r0, ror r1 │ │ │ │ - andseq r1, r9, r0, ror #2 │ │ │ │ - andseq r1, r9, r0, lsr r1 │ │ │ │ - ldrsbeq r1, [r9], -r8 │ │ │ │ - eorseq pc, r0, r0, lsr #4 │ │ │ │ - andseq r1, r9, r4, asr r0 │ │ │ │ - ldrsbteq pc, [r0], -r8 @ │ │ │ │ - mlaseq r0, r0, r1, pc @ │ │ │ │ - @ instruction: 0x001923fc │ │ │ │ - andseq sp, ip, r4, asr #11 │ │ │ │ - andseq r2, r9, r4, ror #5 │ │ │ │ - andseq r2, r9, r0, lsl r3 │ │ │ │ - andseq sp, ip, r4, lsr #11 │ │ │ │ - andseq r2, r9, r4, asr #5 │ │ │ │ - andseq r2, r9, r0, ror #5 │ │ │ │ - andseq sp, ip, r4, lsl #11 │ │ │ │ - andseq r2, r9, r4, lsr #5 │ │ │ │ - @ instruction: 0x001922b0 │ │ │ │ + ldr r1, [pc, #168] @ 3a5bc │ │ │ │ + ldr r0, [pc, #168] @ 3a5c0 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl 23988 <__assert_fail@plt> │ │ │ │ + eorseq r4, r2, r4, ror #12 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq lr, r2, r0, lsr lr │ │ │ │ + mulseq sl, ip, r3 │ │ │ │ + mulseq sl, ip, r3 │ │ │ │ + andseq r4, sl, r0, lsr #7 │ │ │ │ + @ instruction: 0x001a42fc │ │ │ │ + andseq r9, sp, r4, lsl #12 │ │ │ │ + ldrsbteq lr, [r2], -r8 │ │ │ │ + andseq r4, sl, r4, ror r1 │ │ │ │ + andseq pc, r9, r4, lsl #15 │ │ │ │ + andseq r4, sl, r8, lsr #2 │ │ │ │ + andseq r4, sl, r4, ror #2 │ │ │ │ + eorseq r4, r2, ip, asr #7 │ │ │ │ + eorseq lr, r2, r0, ror fp │ │ │ │ + ldrsheq r4, [sl], -r8 │ │ │ │ + andseq r2, sl, r0, ror #24 │ │ │ │ + andseq r3, sl, r8, ror #31 │ │ │ │ + @ instruction: 0x001a3fd8 │ │ │ │ + andseq r3, sl, ip, lsr #28 │ │ │ │ + andseq r2, sl, r0, ror r9 │ │ │ │ + andseq r3, sl, r0, lsl sp │ │ │ │ + andseq r2, sl, r0, lsl #18 │ │ │ │ + @ instruction: 0x001a28f0 │ │ │ │ + andseq r2, sl, r0, asr #17 │ │ │ │ + andseq r2, sl, r4, ror #16 │ │ │ │ + eorseq lr, r2, r8, asr r7 │ │ │ │ + andseq r2, sl, r0, ror #15 │ │ │ │ + eorseq lr, r2, r4, lsl r7 │ │ │ │ + eorseq lr, r2, ip, asr #13 │ │ │ │ + andseq r3, sl, r8, ror fp │ │ │ │ + andseq lr, sp, r8, asr #26 │ │ │ │ + andseq r3, sl, r8, ror #20 │ │ │ │ + mulseq sl, r4, sl │ │ │ │ + andseq lr, sp, r8, lsr #26 │ │ │ │ + andseq r3, sl, r8, asr #20 │ │ │ │ + andseq r3, sl, r4, ror #20 │ │ │ │ + andseq lr, sp, r8, lsl #26 │ │ │ │ + andseq r3, sl, r8, lsr #20 │ │ │ │ + andseq r3, sl, r4, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - mov r6, #0 │ │ │ │ mov r5, r0 │ │ │ │ + mov r6, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 22580 │ │ │ │ + bl 224dc │ │ │ │ cmp r0, #35 @ 0x23 │ │ │ │ mov r4, r0 │ │ │ │ - beq 39b64 │ │ │ │ + beq 3a640 │ │ │ │ cmp r0, #10 │ │ │ │ - beq 39b6c │ │ │ │ + beq 3a648 │ │ │ │ cmn r0, #1 │ │ │ │ - popeq {r4, r5, r6, pc} │ │ │ │ - bl 22934 <__ctype_b_loc@plt> │ │ │ │ - lsl r3, r4, #1 │ │ │ │ + beq 3a650 │ │ │ │ + bl 22890 <__ctype_b_loc@plt> │ │ │ │ ldr r2, [r0] │ │ │ │ + lsl r3, r4, #1 │ │ │ │ ldrh r3, [r2, r3] │ │ │ │ and r3, r3, #8192 @ 0x2000 │ │ │ │ orrs r3, r3, r6 │ │ │ │ - bne 39b14 │ │ │ │ + bne 3a5e4 │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - b 254e4 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ + add sp, sp, #16 │ │ │ │ + b 25410 │ │ │ │ mov r6, #1 │ │ │ │ - b 39b14 │ │ │ │ + b 3a5e4 │ │ │ │ mov r6, #0 │ │ │ │ - b 39b38 │ │ │ │ + b 3a608 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r2 │ │ │ │ - ldr r2, [pc, #436] @ 39d44 │ │ │ │ + ldr r2, [pc, #452] @ 3a850 │ │ │ │ mov r5, r3 │ │ │ │ - ldr r3, [pc, #432] @ 39d48 │ │ │ │ sub sp, sp, #28 │ │ │ │ + mov ip, #0 │ │ │ │ + ldr r3, [pc, #440] @ 3a854 │ │ │ │ + mov r4, r0 │ │ │ │ + mov r7, r1 │ │ │ │ + ldr r9, [sp, #64] @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - ldr r9, [sp, #64] @ 0x40 │ │ │ │ - mov ip, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - mov r4, r0 │ │ │ │ str ip, [r9] │ │ │ │ str ip, [r5] │ │ │ │ str ip, [r6] │ │ │ │ str ip, [r1] │ │ │ │ - mov r7, r1 │ │ │ │ - bl 39afc │ │ │ │ + bl 3a5c4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 22580 │ │ │ │ + bl 224dc │ │ │ │ cmp r0, #80 @ 0x50 │ │ │ │ - bne 39d0c │ │ │ │ + bne 3a804 │ │ │ │ mov r0, r4 │ │ │ │ - bl 22580 │ │ │ │ + bl 224dc │ │ │ │ sub r3, r0, #53 @ 0x35 │ │ │ │ - cmp r3, #1 │ │ │ │ mov r8, r0 │ │ │ │ - bhi 39d0c │ │ │ │ - ldr sl, [pc, #332] @ 39d4c │ │ │ │ + cmp r3, #1 │ │ │ │ + bhi 3a804 │ │ │ │ + ldr sl, [pc, #348] @ 3a858 │ │ │ │ mov r0, r4 │ │ │ │ - add sl, pc, sl │ │ │ │ - bl 39afc │ │ │ │ - mov r1, sl │ │ │ │ + bl 3a5c4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 218b4 <__isoc99_fscanf@plt> │ │ │ │ + add sl, pc, sl │ │ │ │ + mov r1, sl │ │ │ │ + bl 2181c <__isoc99_fscanf@plt> │ │ │ │ cmp r0, #1 │ │ │ │ - bne 39d0c │ │ │ │ + bne 3a804 │ │ │ │ mov r0, r4 │ │ │ │ - bl 39afc │ │ │ │ + bl 3a5c4 │ │ │ │ add r2, sp, #12 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ - bl 218b4 <__isoc99_fscanf@plt> │ │ │ │ + bl 2181c <__isoc99_fscanf@plt> │ │ │ │ cmp r0, #1 │ │ │ │ - bne 39d0c │ │ │ │ + bne 3a804 │ │ │ │ mov r0, r4 │ │ │ │ - bl 39afc │ │ │ │ + bl 3a5c4 │ │ │ │ mov r1, sl │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r4 │ │ │ │ - bl 218b4 <__isoc99_fscanf@plt> │ │ │ │ + bl 2181c <__isoc99_fscanf@plt> │ │ │ │ cmp r0, #1 │ │ │ │ - bne 39d0c │ │ │ │ + bne 3a804 │ │ │ │ mov r0, r4 │ │ │ │ - bl 22580 │ │ │ │ + bl 224dc │ │ │ │ mov sl, r0 │ │ │ │ - bl 22934 <__ctype_b_loc@plt> │ │ │ │ - lsl sl, sl, #1 │ │ │ │ + bl 22890 <__ctype_b_loc@plt> │ │ │ │ ldr r3, [r0] │ │ │ │ + lsl sl, sl, #1 │ │ │ │ ldrh r3, [r3, sl] │ │ │ │ tst r3, #8192 @ 0x2000 │ │ │ │ - beq 39d0c │ │ │ │ - ldr r1, [sp, #8] │ │ │ │ - cmp r1, #16384 @ 0x4000 │ │ │ │ - bhi 39d0c │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ + beq 3a804 │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ cmp fp, #16384 @ 0x4000 │ │ │ │ - bhi 39d0c │ │ │ │ + bhi 3a804 │ │ │ │ + ldr r2, [sp, #12] │ │ │ │ + cmp r2, #16384 @ 0x4000 │ │ │ │ + bhi 3a804 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ - mul r0, fp, r1 │ │ │ │ + mul r0, r2, fp │ │ │ │ + str r2, [sp, #4] │ │ │ │ cmp r3, #256 @ 0x100 │ │ │ │ movcc sl, #1 │ │ │ │ movcs sl, #2 │ │ │ │ cmp r8, #54 @ 0x36 │ │ │ │ addeq sl, sl, sl, lsl #1 │ │ │ │ mul r0, sl, r0 │ │ │ │ - str r1, [sp, #4] │ │ │ │ - bl 24020 │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ + bl 23f58 │ │ │ │ + ldr r2, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ - mul r1, sl, r1 │ │ │ │ - mov r2, fp │ │ │ │ - mov r8, r0 │ │ │ │ - bl 243ec │ │ │ │ + mul r1, sl, fp │ │ │ │ + mov r4, r0 │ │ │ │ + bl 24324 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, r0 │ │ │ │ - bne 39d04 │ │ │ │ + bne 3a7fc │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r2, [r7] │ │ │ │ str r3, [r6] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str sl, [r5] │ │ │ │ str r3, [r9] │ │ │ │ - b 39d10 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 24c8c │ │ │ │ - mov r8, #0 │ │ │ │ - ldr r2, [pc, #56] @ 39d50 │ │ │ │ - ldr r3, [pc, #44] @ 39d48 │ │ │ │ + b 3a808 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 24bb8 │ │ │ │ + mov r4, #0 │ │ │ │ + ldr r2, [pc, #76] @ 3a85c │ │ │ │ + ldr r3, [pc, #64] @ 3a854 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 39d40 │ │ │ │ - mov r0, r8 │ │ │ │ + bne 3a84c │ │ │ │ + mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eorseq r4, r0, r8, lsr #14 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - andseq r4, ip, ip, ror #21 │ │ │ │ - eorseq r4, r0, r8, lsr #11 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eorseq r3, r2, ip, lsr #24 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + andseq r6, sp, r4, lsr r2 │ │ │ │ + eorseq r3, r2, r0, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 235f4 │ │ │ │ + bl 23538 │ │ │ │ cmp r0, #0 │ │ │ │ - popge {r4, r5, r6, pc} │ │ │ │ - bl 23b70 <__errno_location@plt> │ │ │ │ + bge 3a8b8 │ │ │ │ + bl 23aa8 <__errno_location@plt> │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #4 │ │ │ │ - beq 39d70 │ │ │ │ + beq 3a884 │ │ │ │ cmp r3, #11 │ │ │ │ mvnne r0, #0 │ │ │ │ mvneq r0, #2 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r3, [pc, #156] @ 39e5c │ │ │ │ + ldr r3, [pc, #164] @ 3a98c │ │ │ │ subs r5, r0, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3] │ │ │ │ - beq 39e30 │ │ │ │ + beq 3a960 │ │ │ │ cmp r4, #0 │ │ │ │ - bne 39de8 │ │ │ │ - b 39e40 │ │ │ │ + bne 3a910 │ │ │ │ + b 3a970 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 39e04 │ │ │ │ + beq 3a938 │ │ │ │ mov r4, r3 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - bne 39dd8 │ │ │ │ + bne 3a900 │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov r0, #12 │ │ │ │ - bl 24020 │ │ │ │ + bl 23f58 │ │ │ │ str r0, [r4, #8] │ │ │ │ mov r4, r0 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [r4] │ │ │ │ - bl 21f74 │ │ │ │ + bl 21edc │ │ │ │ stmib r4, {r0, r6} │ │ │ │ - mov r0, r4 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - ldr r5, [pc, #40] @ 39e60 │ │ │ │ + b 3a924 │ │ │ │ + ldr r5, [pc, #40] @ 3a990 │ │ │ │ cmp r4, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ - bne 39de8 │ │ │ │ + bne 3a910 │ │ │ │ mov r0, #12 │ │ │ │ - bl 24020 │ │ │ │ - ldr r3, [pc, #20] @ 39e64 │ │ │ │ - add r3, pc, r3 │ │ │ │ + bl 23f58 │ │ │ │ + ldr r3, [pc, #20] @ 3a994 │ │ │ │ mov r4, r0 │ │ │ │ + add r3, pc, r3 │ │ │ │ str r0, [r3] │ │ │ │ - b 39e14 │ │ │ │ - eorseq lr, r0, ip, lsl sp │ │ │ │ - andseq r5, ip, r4, ror sp │ │ │ │ - mlaseq r0, r0, ip, lr │ │ │ │ + b 3a948 │ │ │ │ + ldrshteq lr, [r2], -r4 │ │ │ │ + mulseq sp, r4, r4 │ │ │ │ + eorseq lr, r2, ip, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r5, [pc, #204] @ 39f4c │ │ │ │ - ldr r8, [pc, #204] @ 39f50 │ │ │ │ - ldr r7, [pc, #204] @ 39f54 │ │ │ │ - ldr r6, [pc, #204] @ 39f58 │ │ │ │ + ldr r5, [pc, #204] @ 3aa88 │ │ │ │ + ldr r8, [pc, #204] @ 3aa8c │ │ │ │ + ldr r7, [pc, #204] @ 3aa90 │ │ │ │ add r5, pc, r5 │ │ │ │ + ldr r6, [pc, #200] @ 3aa94 │ │ │ │ + add r5, r5, #32 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ - add r5, r5, #32 │ │ │ │ - ldr r1, [pc, #184] @ 39f5c │ │ │ │ + ldr r1, [pc, #184] @ 3aa98 │ │ │ │ sub r2, r5, #28 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, #1 │ │ │ │ - bl 232c4 <__printf_chk@plt> │ │ │ │ mov r4, #0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 23208 <__printf_chk@plt> │ │ │ │ ldr r3, [r5, r4, lsl #3] │ │ │ │ cmn r3, #1 │ │ │ │ - beq 39f14 │ │ │ │ + beq 3aa50 │ │ │ │ cmp r3, #1 │ │ │ │ moveq r2, r8 │ │ │ │ - beq 39eec │ │ │ │ + beq 3aa28 │ │ │ │ cmp r3, #2 │ │ │ │ moveq r2, r7 │ │ │ │ - beq 39eec │ │ │ │ + beq 3aa28 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r2, r6 │ │ │ │ - beq 39eec │ │ │ │ - ldr r2, [pc, #116] @ 39f60 │ │ │ │ + beq 3aa28 │ │ │ │ + ldr r2, [pc, #116] @ 3aa9c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ cmp r3, r4 │ │ │ │ - bgt 39f38 │ │ │ │ - ldr r1, [pc, #100] @ 39f64 │ │ │ │ + bgt 3aa74 │ │ │ │ + ldr r1, [pc, #100] @ 3aaa0 │ │ │ │ mov r0, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 232c4 <__printf_chk@plt> │ │ │ │ + bl 23208 <__printf_chk@plt> │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #6 │ │ │ │ - bne 39eb4 │ │ │ │ - ldr r1, [pc, #76] @ 39f68 │ │ │ │ + bne 3a9f0 │ │ │ │ + ldr r1, [pc, #76] @ 3aaa4 │ │ │ │ mov r0, #1 │ │ │ │ - add r1, pc, r1 │ │ │ │ - bl 232c4 <__printf_chk@plt> │ │ │ │ - ldrb r0, [r5, #56] @ 0x38 │ │ │ │ add r5, r5, #84 @ 0x54 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 23208 <__printf_chk@plt> │ │ │ │ + ldrb r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 39e9c │ │ │ │ - bl 2345c │ │ │ │ - ldr r1, [pc, #44] @ 39f6c │ │ │ │ + bne 3a9d8 │ │ │ │ + bl 233a0 │ │ │ │ + ldr r1, [pc, #44] @ 3aaa8 │ │ │ │ mov r0, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 232c4 <__printf_chk@plt> │ │ │ │ - b 39f08 │ │ │ │ - andseq sp, ip, ip, lsr pc │ │ │ │ - andseq r2, r9, r8 │ │ │ │ - andseq r6, r9, r8, lsl r3 │ │ │ │ - @ instruction: 0x00191ff8 │ │ │ │ - @ instruction: 0x00191ff8 │ │ │ │ - andseq ip, fp, r8, lsl #1 │ │ │ │ - andseq r1, r9, r8, lsr #31 │ │ │ │ - andseq r3, r9, r4, lsr #13 │ │ │ │ - andseq sp, r8, ip, asr #3 │ │ │ │ + bl 23208 <__printf_chk@plt> │ │ │ │ + b 3aa44 │ │ │ │ + andseq pc, sp, r4, asr r6 @ │ │ │ │ + andseq r3, sl, r8, lsl r7 │ │ │ │ + andseq r7, sl, r8, lsr #20 │ │ │ │ + andseq r3, sl, r8, lsl #14 │ │ │ │ + andseq r3, sl, r4, lsl #14 │ │ │ │ + mulseq ip, ip, r7 │ │ │ │ + @ instruction: 0x001a36bc │ │ │ │ + @ instruction: 0x001a4db4 │ │ │ │ + andseq lr, r9, r0, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r1, [pc, #60] @ 39fc4 │ │ │ │ + ldr r4, [pc, #60] @ 3ab08 │ │ │ │ mov r0, #1 │ │ │ │ - add r1, pc, r1 │ │ │ │ - bl 232c4 <__printf_chk@plt> │ │ │ │ - ldr r4, [pc, #48] @ 39fc8 │ │ │ │ - ldr r5, [pc, #48] @ 39fcc │ │ │ │ + ldr r1, [pc, #56] @ 3ab0c │ │ │ │ + ldr r5, [pc, #56] @ 3ab10 │ │ │ │ add r4, pc, r4 │ │ │ │ - add r5, pc, r5 │ │ │ │ add r4, r4, #4 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 23208 <__printf_chk@plt> │ │ │ │ + add r5, pc, r5 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, #1 │ │ │ │ - bl 232c4 <__printf_chk@plt> │ │ │ │ + bl 23208 <__printf_chk@plt> │ │ │ │ ldrb r0, [r4, #24]! │ │ │ │ cmp r0, #0 │ │ │ │ - bne 39fa4 │ │ │ │ - bl 2345c │ │ │ │ - andseq r3, r9, r8, lsr r6 │ │ │ │ - andseq sp, ip, r8, asr r0 │ │ │ │ - andseq r2, ip, r8, lsl #18 │ │ │ │ + bne 3aae8 │ │ │ │ + bl 233a0 │ │ │ │ + andseq lr, sp, ip, ror #14 │ │ │ │ + andseq r4, sl, r4, lsr sp │ │ │ │ + andseq r4, sp, r0, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r3, [pc, #188] @ 3a0a4 │ │ │ │ + ldr r3, [pc, #212] @ 3ac04 │ │ │ │ sub sp, sp, #8 │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r4, r0 │ │ │ │ mov r1, #32 │ │ │ │ + mov r4, r0 │ │ │ │ mov r2, #0 │ │ │ │ - b 3a010 │ │ │ │ - ldrb r1, [r3, #28] │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r3, r3, #24 │ │ │ │ + b 3ab5c │ │ │ │ + ldrb r1, [r3, #-20] @ 0xffffffec │ │ │ │ add r2, r2, #1 │ │ │ │ cmp r1, #0 │ │ │ │ - beq 3a034 │ │ │ │ - ldr r1, [r3, #24]! │ │ │ │ + beq 3ab8c │ │ │ │ + ldr r1, [r3, #-24] @ 0xffffffe8 │ │ │ │ cmp r4, r1 │ │ │ │ - bne 39ffc │ │ │ │ - ldr r0, [pc, #136] @ 3a0a8 │ │ │ │ + add r3, r3, #24 │ │ │ │ + bne 3ab48 │ │ │ │ + ldr r0, [pc, #152] @ 3ac08 │ │ │ │ add r2, r2, r2, lsl #1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, r2, lsl #3 │ │ │ │ add r0, r0, #4 │ │ │ │ add sp, sp, #8 │ │ │ │ - pop {r4, pc} │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ cmp r4, #255 @ 0xff │ │ │ │ - bhi 3a054 │ │ │ │ - bl 22934 <__ctype_b_loc@plt> │ │ │ │ - lsl r3, r4, #1 │ │ │ │ + bhi 3abac │ │ │ │ + bl 22890 <__ctype_b_loc@plt> │ │ │ │ ldr r2, [r0] │ │ │ │ + lsl r3, r4, #1 │ │ │ │ ldrh r3, [r2, r3] │ │ │ │ tst r3, #16384 @ 0x4000 │ │ │ │ - bne 3a090 │ │ │ │ - ldr r0, [pc, #80] @ 3a0ac │ │ │ │ - ldr r1, [pc, #80] @ 3a0b0 │ │ │ │ + bne 3abf0 │ │ │ │ + ldr r0, [pc, #88] @ 3ac0c │ │ │ │ + ldr r1, [pc, #88] @ 3ac10 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #12 │ │ │ │ - stm sp, {r1, r4} │ │ │ │ mov r2, #1 │ │ │ │ - mov r1, r3 │ │ │ │ + stm sp, {r1, r4} │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ - ldr r0, [pc, #48] @ 3a0b4 │ │ │ │ + mov r1, r3 │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ + ldr r0, [pc, #56] @ 3ac14 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #4 │ │ │ │ add sp, sp, #8 │ │ │ │ - pop {r4, pc} │ │ │ │ - ldr r0, [pc, #32] @ 3a0b8 │ │ │ │ - ldr r1, [pc, #32] @ 3a0bc │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r0, [pc, #32] @ 3ac18 │ │ │ │ + ldr r1, [pc, #32] @ 3ac1c │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 3a064 │ │ │ │ - andseq sp, ip, r8 │ │ │ │ - @ instruction: 0x001ccfd0 │ │ │ │ - eorseq lr, r0, r0, lsl #21 │ │ │ │ - andseq r1, r9, r0, asr lr │ │ │ │ - eorseq lr, r0, ip, asr sl │ │ │ │ - eorseq lr, r0, r4, asr #20 │ │ │ │ - @ instruction: 0x00192eb8 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + b 3abbc │ │ │ │ + andseq lr, sp, r4, lsl #14 │ │ │ │ + @ instruction: 0x001de6d0 │ │ │ │ + eorseq sp, r2, r8, lsr #30 │ │ │ │ + andseq r3, sl, r8, asr #10 │ │ │ │ + eorseq sp, r2, r4, lsl #30 │ │ │ │ + eorseq sp, r2, r4, ror #29 │ │ │ │ + andseq r4, sl, r8, lsr #11 │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ - popeq {r4, r5, r6, pc} │ │ │ │ - ldr r6, [pc, #132] @ 3a160 │ │ │ │ + beq 3aca4 │ │ │ │ + ldr r6, [pc, #152] @ 3acdc │ │ │ │ mov r4, r1 │ │ │ │ - cmp r4, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ - ble 3a144 │ │ │ │ + cmp r4, #0 │ │ │ │ + ble 3acd4 │ │ │ │ sub ip, r5, #4 │ │ │ │ - add lr, r6, #16 │ │ │ │ + add lr, r6, #12 │ │ │ │ mov r3, #0 │ │ │ │ - b 3a110 │ │ │ │ - ldr r1, [lr], #4 │ │ │ │ + b 3ac78 │ │ │ │ + ldr r1, [lr, #4]! │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r1, r2 │ │ │ │ - bne 3a14c │ │ │ │ + bne 3acb4 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 3a11c │ │ │ │ + beq 3ac84 │ │ │ │ ldr r2, [ip, #4]! │ │ │ │ cmp r2, #0 │ │ │ │ - bne 3a0f8 │ │ │ │ + bne 3ac60 │ │ │ │ ldr r2, [r5, r3, lsl #2] │ │ │ │ cmp r2, #0 │ │ │ │ cmpeq r4, r3 │ │ │ │ - popeq {r4, r5, r6, pc} │ │ │ │ + beq 3aca4 │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ cmp r0, #0 │ │ │ │ - popeq {r4, r5, r6, pc} │ │ │ │ - cmp r4, #0 │ │ │ │ - bgt 3a0e8 │ │ │ │ - mov r3, #0 │ │ │ │ - b 3a11c │ │ │ │ + bne 3ac48 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 3a0e8 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - ldrshteq lr, [r0], -ip │ │ │ │ + bne 3ac50 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + mov r3, #0 │ │ │ │ + b 3ac84 │ │ │ │ + mlaseq r2, r8, lr, sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r5, [pc, #232] @ 3a264 │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r4, [r5, #48] @ 0x30 │ │ │ │ - cmp r4, #10 │ │ │ │ - beq 3a244 │ │ │ │ - lsr ip, r0, #31 │ │ │ │ + ldr lr, [pc, #248] @ 3adf8 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [lr, #48] @ 0x30 │ │ │ │ + cmp ip, #10 │ │ │ │ + beq 3addc │ │ │ │ + lsr r4, r0, #31 │ │ │ │ cmp r1, #0 │ │ │ │ - moveq ip, #0 │ │ │ │ - andne ip, ip, #1 │ │ │ │ - cmp ip, #0 │ │ │ │ - bne 3a218 │ │ │ │ - add lr, r5, #52 @ 0x34 │ │ │ │ - mov r6, r3 │ │ │ │ - rsb r3, r4, r4, lsl #3 │ │ │ │ - add lr, lr, r3, lsl #2 │ │ │ │ - add r5, r5, r3, lsl #2 │ │ │ │ + moveq r4, #0 │ │ │ │ + andne r4, r4, #1 │ │ │ │ + cmp r4, #0 │ │ │ │ + bne 3ada4 │ │ │ │ + mov r5, r3 │ │ │ │ + lsl r3, ip, #3 │ │ │ │ + vmov.i32 q8, #0 @ 0x00000000 │ │ │ │ + add r4, lr, #52 @ 0x34 │ │ │ │ cmp r2, #0 │ │ │ │ - str ip, [lr, #4] │ │ │ │ - str ip, [lr, #8] │ │ │ │ - str ip, [lr, #12] │ │ │ │ - str ip, [lr, #16] │ │ │ │ - str ip, [lr, #20] │ │ │ │ - str ip, [lr, #24] │ │ │ │ - lsl r3, r4, #3 │ │ │ │ - str r0, [r5, #52] @ 0x34 │ │ │ │ - beq 3a238 │ │ │ │ - ldr ip, [pc, #132] @ 3a268 │ │ │ │ - sub r3, r3, r4 │ │ │ │ - add r0, r4, #1 │ │ │ │ + sub r6, r3, ip │ │ │ │ + lsl r6, r6, #2 │ │ │ │ + add r4, r4, r6 │ │ │ │ + add lr, lr, r6 │ │ │ │ + vst1.8 {d16-d17}, [r4] │ │ │ │ + add r4, r4, #12 │ │ │ │ + vst1.8 {d16-d17}, [r4] │ │ │ │ + str r0, [lr, #52] @ 0x34 │ │ │ │ + beq 3add0 │ │ │ │ + sub r3, r3, ip │ │ │ │ + add r0, ip, #1 │ │ │ │ + ldr ip, [pc, #144] @ 3adfc │ │ │ │ + clz r1, r1 │ │ │ │ + lsr r1, r1, #5 │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ add ip, pc, ip │ │ │ │ str r0, [ip, #48] @ 0x30 │ │ │ │ add ip, ip, r3, lsl #2 │ │ │ │ - ldrb r3, [ip, #64] @ 0x40 │ │ │ │ - clz r1, r1 │ │ │ │ - lsr r1, r1, #5 │ │ │ │ - bfi r3, r1, #4, #1 │ │ │ │ mov r0, #1 │ │ │ │ + ldrb r3, [ip, #64] @ 0x40 │ │ │ │ str r2, [ip, #56] @ 0x38 │ │ │ │ - str r6, [ip, #60] @ 0x3c │ │ │ │ + str r5, [ip, #60] @ 0x3c │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #12 │ │ │ │ + bfi r3, r1, #4, #1 │ │ │ │ strb r3, [ip, #64] @ 0x40 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - ldr r2, [pc, #76] @ 3a26c │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r2, [pc, #84] @ 3ae00 │ │ │ │ mov r3, r0 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, #28 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldrd r4, [sp] │ │ │ │ mov r0, #0 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - ldr r2, [pc, #48] @ 3a270 │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r2, [pc, #44] @ 3ae04 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 3a1dc │ │ │ │ - ldr r2, [pc, #40] @ 3a274 │ │ │ │ + b 3ad5c │ │ │ │ + ldr r2, [pc, #36] @ 3ae08 │ │ │ │ mov r3, r0 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, #28 │ │ │ │ - bl ab6e0 │ │ │ │ - mov r0, #0 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - eorseq lr, r0, r4, ror #18 │ │ │ │ - ldrshteq lr, [r0], -r4 │ │ │ │ - andseq r1, r9, r0, ror #25 │ │ │ │ - @ instruction: 0xfffffb10 │ │ │ │ - andseq r1, r9, ip, ror #24 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 3adbc │ │ │ │ + eorseq sp, r2, r0, ror #27 │ │ │ │ + eorseq sp, r2, r8, ror #26 │ │ │ │ + mulseq sl, ip, r3 │ │ │ │ + @ instruction: 0xfffffa84 │ │ │ │ + andseq r3, sl, ip, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r7, [pc, #200] @ 3a358 │ │ │ │ + ldr r7, [pc, #216] @ 3af08 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [r7, #48] @ 0x30 │ │ │ │ cmp r5, #0 │ │ │ │ - popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ + beq 3aecc │ │ │ │ mov r3, #0 │ │ │ │ - mov r4, r3 │ │ │ │ add r1, r7, #52 @ 0x34 │ │ │ │ - b 3a2b8 │ │ │ │ + mov r4, r3 │ │ │ │ + b 3ae58 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, r5 │ │ │ │ - popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ + beq 3aecc │ │ │ │ ldr r2, [r1, r3, lsl #2] │ │ │ │ add r3, r3, #7 │ │ │ │ cmp r2, r0 │ │ │ │ - bne 3a2ac │ │ │ │ + bne 3ae4c │ │ │ │ cmp r5, r4 │ │ │ │ - popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsb r3, r4, r4, lsl #3 │ │ │ │ + beq 3aecc │ │ │ │ + lsl r6, r4, #3 │ │ │ │ + sub r3, r6, r4 │ │ │ │ add r3, r7, r3, lsl #2 │ │ │ │ ldr r2, [r3, #60] @ 0x3c │ │ │ │ - lsl r6, r4, #3 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 3a2f4 │ │ │ │ + beq 3ae94 │ │ │ │ ldr r0, [r3, #52] @ 0x34 │ │ │ │ blx r2 │ │ │ │ ldr r5, [r7, #48] @ 0x30 │ │ │ │ - ldr r7, [pc, #96] @ 3a35c │ │ │ │ - sub r3, r6, r4 │ │ │ │ + sub r6, r6, r4 │ │ │ │ + ldr r7, [pc, #108] @ 3af0c │ │ │ │ + lsl r6, r6, #2 │ │ │ │ add r7, pc, r7 │ │ │ │ - lsl r6, r3, #2 │ │ │ │ - add r3, r7, r3, lsl #2 │ │ │ │ + add r3, r7, r6 │ │ │ │ ldr r0, [r3, #68] @ 0x44 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ add r3, r4, #1 │ │ │ │ cmp r5, r3 │ │ │ │ - bhi 3a330 │ │ │ │ - ldr r3, [pc, #60] @ 3a360 │ │ │ │ + bhi 3aee0 │ │ │ │ + ldr r3, [pc, #76] @ 3af10 │ │ │ │ sub r5, r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r5, [r3, #48] @ 0x30 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ sub r4, r5, r4 │ │ │ │ - rsb r4, r4, r4, lsl #3 │ │ │ │ add r0, r7, #52 @ 0x34 │ │ │ │ - lsl r2, r4, #2 │ │ │ │ + rsb r4, r4, r4, lsl #3 │ │ │ │ add r1, r6, #28 │ │ │ │ add r1, r0, r1 │ │ │ │ - sub r2, r2, #28 │ │ │ │ add r0, r0, r6 │ │ │ │ - bl 23d8c │ │ │ │ - b 3a31c │ │ │ │ - eorseq lr, r0, r0, asr r8 │ │ │ │ - eorseq lr, r0, r0, ror #15 │ │ │ │ - ldrhteq lr, [r0], -r8 │ │ │ │ + lsl r4, r4, #2 │ │ │ │ + sub r2, r4, #28 │ │ │ │ + bl 23cc4 │ │ │ │ + b 3aebc │ │ │ │ + ldrhteq sp, [r2], -r0 │ │ │ │ + eorseq sp, r2, ip, lsr ip │ │ │ │ + eorseq sp, r2, r8, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r6, [pc, #188] @ 3a438 │ │ │ │ + ldr r6, [pc, #204] @ 3b004 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r5, [r6, #332] @ 0x14c │ │ │ │ cmp r5, #0 │ │ │ │ - popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ + beq 3afb8 │ │ │ │ mov r3, #0 │ │ │ │ - mov r4, r3 │ │ │ │ add r1, r6, #336 @ 0x150 │ │ │ │ - b 3a3a4 │ │ │ │ + mov r4, r3 │ │ │ │ + b 3af60 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, r5 │ │ │ │ - popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ + beq 3afb8 │ │ │ │ ldr r2, [r1, r3, lsl #2] │ │ │ │ add r3, r3, #7 │ │ │ │ cmp r2, r0 │ │ │ │ - bne 3a398 │ │ │ │ + bne 3af54 │ │ │ │ cmp r5, r4 │ │ │ │ - popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsb r3, r4, r4, lsl #3 │ │ │ │ + beq 3afb8 │ │ │ │ + lsl r7, r4, #3 │ │ │ │ + sub r3, r7, r4 │ │ │ │ add r3, r6, r3, lsl #2 │ │ │ │ ldr r2, [r3, #344] @ 0x158 │ │ │ │ - lsl r7, r4, #3 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 3a3e0 │ │ │ │ + beq 3af9c │ │ │ │ ldr r0, [r3, #336] @ 0x150 │ │ │ │ blx r2 │ │ │ │ ldr r5, [r6, #332] @ 0x14c │ │ │ │ add r3, r4, #1 │ │ │ │ cmp r5, r3 │ │ │ │ - bhi 3a400 │ │ │ │ - ldr r3, [pc, #72] @ 3a43c │ │ │ │ + bhi 3afcc │ │ │ │ + ldr r3, [pc, #88] @ 3b008 │ │ │ │ sub r5, r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r5, [r3, #332] @ 0x14c │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r0, [pc, #56] @ 3a440 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r0, [pc, #56] @ 3b00c │ │ │ │ + sub r3, r5, r4 │ │ │ │ sub r7, r7, r4 │ │ │ │ - sub r4, r5, r4 │ │ │ │ + rsb r3, r3, r3, lsl #3 │ │ │ │ lsl r7, r7, #2 │ │ │ │ - rsb r4, r4, r4, lsl #3 │ │ │ │ + lsl r2, r3, #2 │ │ │ │ + add r1, r7, #28 │ │ │ │ add r0, pc, r0 │ │ │ │ + sub r2, r2, #28 │ │ │ │ add r0, r0, #336 @ 0x150 │ │ │ │ - lsl r2, r4, #2 │ │ │ │ - add r1, r7, #28 │ │ │ │ add r1, r0, r1 │ │ │ │ - sub r2, r2, #28 │ │ │ │ add r0, r0, r7 │ │ │ │ - bl 23d8c │ │ │ │ - b 3a3ec │ │ │ │ - eorseq lr, r0, r4, ror #14 │ │ │ │ - eorseq lr, r0, r8, ror #13 │ │ │ │ - eorseq lr, r0, r8, asr #13 │ │ │ │ + bl 23cc4 │ │ │ │ + b 3afa8 │ │ │ │ + eorseq sp, r2, r8, lsr #23 │ │ │ │ + eorseq sp, r2, ip, lsr #22 │ │ │ │ + ldrshteq sp, [r2], -r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ - str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr ip, [pc, #180] @ 3a510 │ │ │ │ + str lr, [sp, #4] │ │ │ │ + str r0, [ip, #4088] @ 0xff8 │ │ │ │ + ldr ip, [pc, #196] @ 3b0f0 │ │ │ │ add ip, pc, ip │ │ │ │ - ldr r4, [ip, #332] @ 0x14c │ │ │ │ - cmp r4, #10 │ │ │ │ - beq 3a4f0 │ │ │ │ - lsr lr, r0, #31 │ │ │ │ + ldr lr, [ip, #332] @ 0x14c │ │ │ │ + cmp lr, #10 │ │ │ │ + beq 3b0d4 │ │ │ │ + lsr r4, r0, #31 │ │ │ │ cmp r1, #0 │ │ │ │ - moveq lr, #0 │ │ │ │ - andne lr, lr, #1 │ │ │ │ - cmp lr, #0 │ │ │ │ - bne 3a4d0 │ │ │ │ - rsb r5, r4, r4, lsl #3 │ │ │ │ - add r4, r4, #1 │ │ │ │ - str r4, [ip, #332] @ 0x14c │ │ │ │ - add r4, ip, #336 @ 0x150 │ │ │ │ - add r4, r4, r5, lsl #2 │ │ │ │ - add ip, ip, r5, lsl #2 │ │ │ │ - str lr, [r4, #12] │ │ │ │ - str lr, [r4, #16] │ │ │ │ - str lr, [r4, #20] │ │ │ │ - str lr, [r4, #24] │ │ │ │ - ldrb lr, [ip, #348] @ 0x15c │ │ │ │ + moveq r4, #0 │ │ │ │ + andne r4, r4, #1 │ │ │ │ + cmp r4, #0 │ │ │ │ + bne 3b0ac │ │ │ │ + rsb r4, lr, lr, lsl #3 │ │ │ │ + add lr, lr, #1 │ │ │ │ + vmov.i32 q8, #0 @ 0x00000000 │ │ │ │ clz r1, r1 │ │ │ │ + lsl r4, r4, #2 │ │ │ │ + str lr, [ip, #332] @ 0x14c │ │ │ │ + add lr, ip, #336 @ 0x150 │ │ │ │ lsr r1, r1, #5 │ │ │ │ - bfi lr, r1, #4, #1 │ │ │ │ + add lr, lr, r4 │ │ │ │ + add ip, ip, r4 │ │ │ │ + vst1.8 {d16-d17}, [lr] │ │ │ │ + add lr, lr, #12 │ │ │ │ + vst1.8 {d16-d17}, [lr] │ │ │ │ + ldrb lr, [ip, #348] @ 0x15c │ │ │ │ str r0, [ip, #336] @ 0x150 │ │ │ │ - str r2, [ip, #340] @ 0x154 │ │ │ │ mov r0, #1 │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + str r2, [ip, #340] @ 0x154 │ │ │ │ str r3, [ip, #344] @ 0x158 │ │ │ │ + bfi lr, r1, #4, #1 │ │ │ │ strb lr, [ip, #348] @ 0x15c │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - ldr r2, [pc, #60] @ 3a514 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r2, [pc, #64] @ 3b0f4 │ │ │ │ mov r3, r0 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, #28 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ mov r0, #0 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - ldr r2, [pc, #32] @ 3a518 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r2, [pc, #28] @ 3b0f8 │ │ │ │ mov r3, r0 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, #28 │ │ │ │ - bl ab6e0 │ │ │ │ - mov r0, #0 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - eorseq lr, r0, r4, lsl #13 │ │ │ │ - mulseq r9, r4, sl │ │ │ │ - andseq r1, r9, r0, lsr sl │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 3b0c4 │ │ │ │ + ldrhteq sp, [r2], -r4 │ │ │ │ + andseq r3, sl, r0, lsl #2 │ │ │ │ + mulseq sl, r4, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - ldr r4, [pc, #156] @ 3a5d0 │ │ │ │ + ldr r2, [pc, #172] @ 3b1c4 │ │ │ │ mov r3, r0 │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr ip, [r4, #332] @ 0x14c │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr ip, [r2, #332] @ 0x14c │ │ │ │ cmp ip, #10 │ │ │ │ - beq 3a5b4 │ │ │ │ + beq 3b1ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 3a598 │ │ │ │ - rsb r2, ip, ip, lsl #3 │ │ │ │ - add lr, r4, #336 @ 0x150 │ │ │ │ + blt 3b188 │ │ │ │ + rsb lr, ip, ip, lsl #3 │ │ │ │ add ip, ip, #1 │ │ │ │ - add lr, lr, r2, lsl #2 │ │ │ │ - str ip, [r4, #332] @ 0x14c │ │ │ │ - add r2, r4, r2, lsl #2 │ │ │ │ - mov ip, #0 │ │ │ │ - str ip, [lr, #12] │ │ │ │ - str ip, [lr, #16] │ │ │ │ - str ip, [lr, #20] │ │ │ │ - str ip, [lr, #24] │ │ │ │ - str r3, [r2, #336] @ 0x150 │ │ │ │ - ldrb r3, [r2, #348] @ 0x15c │ │ │ │ + vmov.i32 q8, #0 @ 0x00000000 │ │ │ │ + add r0, r2, #336 @ 0x150 │ │ │ │ + str ip, [r2, #332] @ 0x14c │ │ │ │ + lsl ip, lr, #2 │ │ │ │ + mov lr, #0 │ │ │ │ + add r0, r0, ip │ │ │ │ + add r2, r2, ip │ │ │ │ + vst1.8 {d16-d17}, [r0] │ │ │ │ + add r0, r0, #12 │ │ │ │ + vst1.8 {d16-d17}, [r0] │ │ │ │ mov r0, #1 │ │ │ │ - orr r3, r3, #32 │ │ │ │ + ldrb ip, [r2, #348] @ 0x15c │ │ │ │ + str r3, [r2, #336] @ 0x150 │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ str r1, [r2, #340] @ 0x154 │ │ │ │ - str ip, [r2, #344] @ 0x158 │ │ │ │ - strb r3, [r2, #348] @ 0x15c │ │ │ │ - pop {r4, pc} │ │ │ │ - ldr r2, [pc, #52] @ 3a5d4 │ │ │ │ + str lr, [r2, #344] @ 0x158 │ │ │ │ + orr ip, ip, #32 │ │ │ │ + strb ip, [r2, #348] @ 0x15c │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r2, [pc, #56] @ 3b1c8 │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #28 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ mov r0, #0 │ │ │ │ - pop {r4, pc} │ │ │ │ - ldr r2, [pc, #28] @ 3a5d8 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r2, [pc, #24] @ 3b1cc │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #28 │ │ │ │ - bl ab6e0 │ │ │ │ - mov r0, #0 │ │ │ │ - pop {r4, pc} │ │ │ │ - eorseq lr, r0, r8, lsr #11 │ │ │ │ - @ instruction: 0x001919f4 │ │ │ │ - andseq r1, r9, ip, ror #18 │ │ │ │ - b 3a364 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 3b19c │ │ │ │ + eorseq sp, r2, r4, asr #19 │ │ │ │ + andseq r3, sl, r0, asr r0 │ │ │ │ + andseq r2, sl, r0, asr #31 │ │ │ │ + b 3af14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ subs r5, r0, #0 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ - beq 3ac68 │ │ │ │ + beq 3b874 │ │ │ │ ldrb r3, [r5] │ │ │ │ cmp r3, #9 │ │ │ │ cmpne r3, #32 │ │ │ │ - bne 3a61c │ │ │ │ + bne 3b220 │ │ │ │ ldrb r3, [r5, #1]! │ │ │ │ cmp r3, #9 │ │ │ │ cmpne r3, #32 │ │ │ │ - beq 3a60c │ │ │ │ - ldr r1, [pc, #1668] @ 3aca8 │ │ │ │ + beq 3b210 │ │ │ │ + ldr r1, [pc, #1676] @ 3b8b4 │ │ │ │ mov r0, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r2, #8 │ │ │ │ - bl 249b0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 248dc │ │ │ │ cmp r0, #0 │ │ │ │ addeq r5, r5, #8 │ │ │ │ moveq r8, #1 │ │ │ │ - beq 3a664 │ │ │ │ - ldr r1, [pc, #1636] @ 3acac │ │ │ │ + beq 3b268 │ │ │ │ + ldr r1, [pc, #1644] @ 3b8b8 │ │ │ │ mov r0, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r2, #13 │ │ │ │ - bl 249b0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 248dc │ │ │ │ cmp r0, #0 │ │ │ │ addeq r5, r5, #13 │ │ │ │ moveq r8, #2 │ │ │ │ - bne 3a84c │ │ │ │ + bne 3b434 │ │ │ │ ldrb r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ cmpne r3, #9 │ │ │ │ movne r2, r5 │ │ │ │ - bne 3a68c │ │ │ │ - b 3abf8 │ │ │ │ + bne 3b290 │ │ │ │ + b 3b808 │ │ │ │ ldrb r3, [r2, #1]! │ │ │ │ cmp r3, #0 │ │ │ │ cmpne r3, #9 │ │ │ │ - beq 3ab58 │ │ │ │ + beq 3b770 │ │ │ │ cmp r3, #32 │ │ │ │ - bne 3a67c │ │ │ │ + bne 3b280 │ │ │ │ sub r4, r2, r5 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 3ac54 │ │ │ │ - ldr r9, [pc, #1544] @ 3acb0 │ │ │ │ + beq 3b860 │ │ │ │ + ldr r9, [pc, #1552] @ 3b8bc │ │ │ │ mov r6, #0 │ │ │ │ add r9, pc, r9 │ │ │ │ add r9, r9, #4 │ │ │ │ - b 3a6c4 │ │ │ │ + b 3b2c8 │ │ │ │ ldrb r3, [r9, #84]! @ 0x54 │ │ │ │ add r6, r6, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 3ac54 │ │ │ │ + beq 3b860 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ - bl 24080 │ │ │ │ + bl 23fb8 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 3a6b4 │ │ │ │ + bne 3b2b8 │ │ │ │ mov r1, #84 @ 0x54 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 25460 │ │ │ │ - add r2, r6, r6, lsl #1 │ │ │ │ - rsb r2, r2, r2, lsl #3 │ │ │ │ - ldr r3, [pc, #1464] @ 3acb4 │ │ │ │ - lsl fp, r2, #2 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, fp, #4 │ │ │ │ - add sl, r2, r3 │ │ │ │ - ldr r9, [r3, fp] │ │ │ │ - mov lr, sl │ │ │ │ - lsl r3, r6, #1 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - cmn r8, #1 │ │ │ │ - mov ip, r0 │ │ │ │ + bl 2538c │ │ │ │ + mov r3, #84 @ 0x54 │ │ │ │ + ldr r1, [pc, #1476] @ 3b8c0 │ │ │ │ mov r4, r0 │ │ │ │ - ldm lr!, {r0, r1, r2, r3} │ │ │ │ - str r9, [ip], #4 │ │ │ │ - stmia ip!, {r0, r1, r2, r3} │ │ │ │ - ldm lr, {r0, r1} │ │ │ │ - stm ip, {r0, r1} │ │ │ │ - beq 3abbc │ │ │ │ - ldr r3, [pc, #1396] @ 3acb8 │ │ │ │ + cmn r8, #1 │ │ │ │ + mul fp, r3, r6 │ │ │ │ + mov r3, r0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, fp, #4 │ │ │ │ + ldr r2, [r1, fp] │ │ │ │ + add sl, r0, r1 │ │ │ │ + add r1, r0, r1 │ │ │ │ + ldrd r0, [r1] │ │ │ │ + str r2, [r3], #4 │ │ │ │ + strd r0, [r4, #4] │ │ │ │ + ldrd r0, [sl, #8] │ │ │ │ + strd r0, [r3, #8] │ │ │ │ + ldrd r0, [sl, #16] │ │ │ │ + strd r0, [r3, #16] │ │ │ │ + beq 3b7c4 │ │ │ │ + ldr r3, [pc, #1408] @ 3b8c4 │ │ │ │ add r2, fp, #32 │ │ │ │ + str r8, [r4, #80] @ 0x50 │ │ │ │ + mov r8, r4 │ │ │ │ + str r4, [sp, #24] │ │ │ │ + str r4, [sp, #32] │ │ │ │ + str sl, [sp, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ + str r6, [sp, #20] │ │ │ │ add r3, r2, r3 │ │ │ │ - ldr r2, [pc, #1384] @ 3acbc │ │ │ │ - str r8, [r4, #80] @ 0x50 │ │ │ │ + ldr r2, [pc, #1372] @ 3b8c8 │ │ │ │ + mov r4, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ - str sl, [sp, #12] │ │ │ │ - str fp, [sp, #24] │ │ │ │ - mov r8, r4 │ │ │ │ - mov sl, r7 │ │ │ │ - mov fp, r3 │ │ │ │ - str r2, [sp, #8] │ │ │ │ - str r4, [sp, #36] @ 0x24 │ │ │ │ - str r6, [sp, #16] │ │ │ │ - str r4, [sp, #20] │ │ │ │ - ldrb r4, [r5] │ │ │ │ - cmp r4, #32 │ │ │ │ - cmpne r4, #9 │ │ │ │ - bne 3a7a0 │ │ │ │ - b 3a898 │ │ │ │ - ldrb r4, [r5, #1]! │ │ │ │ - cmp r4, #32 │ │ │ │ - cmpne r4, #9 │ │ │ │ - beq 3a898 │ │ │ │ - cmp r4, #0 │ │ │ │ - bne 3a790 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - ldr r6, [sp, #16] │ │ │ │ - mov r7, sl │ │ │ │ - add r6, r3, r6 │ │ │ │ - ldr r3, [pc, #1280] @ 3acc0 │ │ │ │ - rsb r6, r6, r6, lsl #3 │ │ │ │ + str r2, [sp, #12] │ │ │ │ + ldrb r6, [r5] │ │ │ │ + cmp r6, #32 │ │ │ │ + cmpne r6, #9 │ │ │ │ + bne 3b398 │ │ │ │ + b 3b480 │ │ │ │ + ldrb r6, [r5, #1]! │ │ │ │ + cmp r6, #32 │ │ │ │ + cmpne r6, #9 │ │ │ │ + beq 3b480 │ │ │ │ + cmp r6, #0 │ │ │ │ + bne 3b388 │ │ │ │ + ldr r3, [pc, #1316] @ 3b8cc │ │ │ │ + mov r2, #84 @ 0x54 │ │ │ │ + ldr sl, [sp, #16] │ │ │ │ + ldr r6, [sp, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ - add r3, r3, r6, lsl #2 │ │ │ │ - ldr r1, [r3, #28] │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - cmp r1, r7 │ │ │ │ - ldr sl, [sp, #12] │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ + ldr r4, [sp, #24] │ │ │ │ + mla r3, r2, r6, r3 │ │ │ │ str r7, [r4, #28] │ │ │ │ - bgt 3ac04 │ │ │ │ - ldr r5, [pc, #1240] @ 3acc4 │ │ │ │ - add r6, r4, r7, lsl #3 │ │ │ │ + ldr r2, [r3, #28] │ │ │ │ + cmp r2, r7 │ │ │ │ + bgt 3b814 │ │ │ │ + ldr r5, [pc, #1276] @ 3b8d0 │ │ │ │ + lsl r3, r7, #3 │ │ │ │ + add r6, r3, #32 │ │ │ │ + add r6, r4, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ add r5, r5, fp │ │ │ │ - add r5, r5, r7, lsl #3 │ │ │ │ - add r6, r6, #32 │ │ │ │ - b 3a814 │ │ │ │ + add r5, r5, r3 │ │ │ │ + b 3b400 │ │ │ │ add r7, r7, #1 │ │ │ │ - cmp r7, #6 │ │ │ │ add r5, r5, #8 │ │ │ │ + cmp r7, #6 │ │ │ │ add r6, r6, #8 │ │ │ │ - beq 3aa58 │ │ │ │ + beq 3b660 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ cmn r3, #1 │ │ │ │ - beq 3ab70 │ │ │ │ - add r2, r5, #32 │ │ │ │ - ldm r2, {r0, r1} │ │ │ │ + beq 3b788 │ │ │ │ + ldrd r0, [r5, #32] │ │ │ │ cmp r3, #2 │ │ │ │ - stm r6, {r0, r1} │ │ │ │ - bne 3a800 │ │ │ │ + strd r0, [r6] │ │ │ │ + bne 3b3ec │ │ │ │ ldr r0, [r5, #36] @ 0x24 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 3a800 │ │ │ │ - bl 21f74 │ │ │ │ + beq 3b3ec │ │ │ │ + bl 21edc │ │ │ │ str r0, [r6, #4] │ │ │ │ - b 3a800 │ │ │ │ - ldr r1, [pc, #1140] @ 3acc8 │ │ │ │ + b 3b3ec │ │ │ │ + ldr r1, [pc, #1176] @ 3b8d4 │ │ │ │ mov r0, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r2, #15 │ │ │ │ - bl 249b0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 248dc │ │ │ │ cmp r0, #0 │ │ │ │ addeq r5, r5, #15 │ │ │ │ moveq r8, #3 │ │ │ │ - beq 3a664 │ │ │ │ - ldr r1, [pc, #1108] @ 3accc │ │ │ │ + beq 3b268 │ │ │ │ + ldr r1, [pc, #1144] @ 3b8d8 │ │ │ │ mov r0, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r2, #19 │ │ │ │ - bl 249b0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 248dc │ │ │ │ cmp r0, #0 │ │ │ │ addeq r5, r5, #19 │ │ │ │ moveq r8, #4 │ │ │ │ mvnne r8, #0 │ │ │ │ - b 3a664 │ │ │ │ - cmp r4, #9 │ │ │ │ - cmpne r4, #32 │ │ │ │ - bne 3a8c0 │ │ │ │ - ldrb r4, [r5, #1]! │ │ │ │ - cmp r4, #9 │ │ │ │ - cmpne r4, #32 │ │ │ │ - beq 3a8a4 │ │ │ │ - cmp r4, #35 @ 0x23 │ │ │ │ - cmpne r4, #0 │ │ │ │ - beq 3a7a8 │ │ │ │ - ldr r3, [fp, sl, lsl #3] │ │ │ │ - ldr r2, [sp, #8] │ │ │ │ + b 3b268 │ │ │ │ + cmp r6, #9 │ │ │ │ + cmpne r6, #32 │ │ │ │ + bne 3b4a8 │ │ │ │ + ldrb r6, [r5, #1]! │ │ │ │ + cmp r6, #9 │ │ │ │ + cmpne r6, #32 │ │ │ │ + beq 3b48c │ │ │ │ + cmp r6, #35 @ 0x23 │ │ │ │ + cmpne r6, #0 │ │ │ │ + beq 3b3a0 │ │ │ │ + ldr r3, [r4, r7, lsl #3] │ │ │ │ + ldr r2, [sp, #12] │ │ │ │ str r3, [r8, #32] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, #3 │ │ │ │ - bhi 3ac8c │ │ │ │ + bhi 3b898 │ │ │ │ ldrb r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop {0} │ │ │ │ - cmp r4, #34 @ 0x22 │ │ │ │ - cmpne r4, #39 @ 0x27 │ │ │ │ - addeq r3, r5, #1 │ │ │ │ - movne r4, #32 │ │ │ │ - streq r3, [sp, #28] │ │ │ │ - strne r5, [sp, #28] │ │ │ │ - mov r7, r4 │ │ │ │ + cmp r6, #34 @ 0x22 │ │ │ │ + cmpne r6, #39 @ 0x27 │ │ │ │ + bne 3b760 │ │ │ │ + add r3, r5, #1 │ │ │ │ + mov sl, r6 │ │ │ │ + str r3, [sp, #28] │ │ │ │ ldr r9, [sp, #28] │ │ │ │ - b 3a920 │ │ │ │ + b 3b504 │ │ │ │ cmp r9, r0 │ │ │ │ - bcs 3ab0c │ │ │ │ + bcs 3b71c │ │ │ │ ldrb r3, [r0, #-1] │ │ │ │ cmp r3, #92 @ 0x5c │ │ │ │ - bne 3ab0c │ │ │ │ + bne 3b71c │ │ │ │ add r9, r0, #1 │ │ │ │ - mov r1, r7 │ │ │ │ + mov r1, sl │ │ │ │ mov r0, r9 │ │ │ │ - bl 24b6c │ │ │ │ + bl 24a98 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 3a908 │ │ │ │ - cmp r4, #32 │ │ │ │ - bne 3ab20 │ │ │ │ + bne 3b4ec │ │ │ │ + cmp r6, #32 │ │ │ │ + bne 3b730 │ │ │ │ mov r0, r5 │ │ │ │ - bl 240d4 │ │ │ │ + bl 2400c │ │ │ │ add r0, r5, r0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r1, #92 @ 0x5c │ │ │ │ - sub r6, r0, r3 │ │ │ │ + sub r9, r0, r3 │ │ │ │ mov r0, r3 │ │ │ │ - bl 24b6c │ │ │ │ - subs r9, r0, #0 │ │ │ │ - beq 3a9b8 │ │ │ │ + bl 24a98 │ │ │ │ + subs sl, r0, #0 │ │ │ │ + beq 3b5bc │ │ │ │ + mov r3, r5 │ │ │ │ + mov r5, r9 │ │ │ │ + strd r6, [sp, #36] @ 0x24 │ │ │ │ ldr r7, [sp, #28] │ │ │ │ - strd r4, [sp, #40] @ 0x28 │ │ │ │ - b 3a9a4 │ │ │ │ - mov r0, r9 │ │ │ │ - bl 240d4 │ │ │ │ - add r4, r9, #1 │ │ │ │ - mov r1, r4 │ │ │ │ - sub r6, r6, #1 │ │ │ │ + mov r9, r3 │ │ │ │ + str r4, [sp, #44] @ 0x2c │ │ │ │ + b 3b598 │ │ │ │ + mov r0, sl │ │ │ │ + add r6, sl, #1 │ │ │ │ + bl 2400c │ │ │ │ mov r2, r0 │ │ │ │ - mov r0, r9 │ │ │ │ - bl 23d8c │ │ │ │ + mov r1, r6 │ │ │ │ + mov r0, sl │ │ │ │ + sub r5, r5, #1 │ │ │ │ + bl 23cc4 │ │ │ │ + mov r0, r6 │ │ │ │ mov r1, #92 @ 0x5c │ │ │ │ - mov r0, r4 │ │ │ │ - bl 24b6c │ │ │ │ - subs r9, r0, #0 │ │ │ │ - beq 3abdc │ │ │ │ - add r2, r7, r6 │ │ │ │ - cmp r9, r2 │ │ │ │ - mov r5, r6 │ │ │ │ - bcc 3a970 │ │ │ │ - ldrd r4, [sp, #40] @ 0x28 │ │ │ │ - add r0, r6, #1 │ │ │ │ - bl 24020 │ │ │ │ + bl 24a98 │ │ │ │ + subs sl, r0, #0 │ │ │ │ + beq 3b7e4 │ │ │ │ + add r2, r7, r5 │ │ │ │ + mov r4, r5 │ │ │ │ + cmp sl, r2 │ │ │ │ + bcc 3b564 │ │ │ │ + ldrd r6, [sp, #36] @ 0x24 │ │ │ │ + mov r3, r9 │ │ │ │ + mov r9, r5 │ │ │ │ + mov r5, r3 │ │ │ │ + ldr r4, [sp, #44] @ 0x2c │ │ │ │ + add r0, r9, #1 │ │ │ │ + bl 23f58 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ - mov r2, r6 │ │ │ │ + mov r2, r9 │ │ │ │ + mov sl, r0 │ │ │ │ str r0, [r8, #36] @ 0x24 │ │ │ │ - mov r7, r0 │ │ │ │ - bl 23d68 │ │ │ │ + bl 23ca0 │ │ │ │ mov r3, #0 │ │ │ │ - cmp r4, #32 │ │ │ │ - strb r3, [r7, r6] │ │ │ │ - addne r6, r6, #2 │ │ │ │ - addne r5, r5, r6 │ │ │ │ - b 3aa18 │ │ │ │ - bl 23b70 <__errno_location@plt> │ │ │ │ - mov r1, #0 │ │ │ │ - mov r4, r0 │ │ │ │ - str r1, [r0] │ │ │ │ + cmp r6, #32 │ │ │ │ + strb r3, [sl, r9] │ │ │ │ + beq 3b624 │ │ │ │ + add r9, r9, #2 │ │ │ │ + add r5, r5, r9 │ │ │ │ + b 3b624 │ │ │ │ + bl 23aa8 <__errno_location@plt> │ │ │ │ + mov r6, r0 │ │ │ │ + mov r3, #0 │ │ │ │ + mov r1, r3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 247d0 │ │ │ │ - ldr r3, [r4] │ │ │ │ - cmp r3, #0 │ │ │ │ + str r3, [r6] │ │ │ │ + bl 24708 │ │ │ │ + ldr r3, [r6] │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ + cmp r3, #0 │ │ │ │ vstr s0, [r8, #36] @ 0x24 │ │ │ │ - bne 3ab84 │ │ │ │ - add sl, sl, #1 │ │ │ │ - cmp sl, #6 │ │ │ │ + bne 3b794 │ │ │ │ + add r7, r7, #1 │ │ │ │ add r8, r8, #8 │ │ │ │ - bne 3a77c │ │ │ │ - ldr r3, [pc, #672] @ 3acd0 │ │ │ │ - ldr r6, [sp, #16] │ │ │ │ - add r3, pc, r3 │ │ │ │ + cmp r7, #6 │ │ │ │ + bne 3b374 │ │ │ │ + ldr r3, [pc, #672] @ 3b8dc │ │ │ │ mov r2, #84 @ 0x54 │ │ │ │ + ldr sl, [sp, #16] │ │ │ │ + ldr r6, [sp, #20] │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r4, [sp, #24] │ │ │ │ mla r3, r2, r6, r3 │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - ldr r1, [r3, #28] │ │ │ │ - mov r7, sl │ │ │ │ - cmp r1, #6 │ │ │ │ - ldr sl, [sp, #12] │ │ │ │ str r7, [r4, #28] │ │ │ │ - bgt 3ac04 │ │ │ │ + ldr r2, [r3, #28] │ │ │ │ + cmp r2, #6 │ │ │ │ + bgt 3b814 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 23b70 <__errno_location@plt> │ │ │ │ - mov r1, #0 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr sl, [sp, #16] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r6, [sp, #20] │ │ │ │ + ldr r4, [sp, #24] │ │ │ │ + mov r2, #84 @ 0x54 │ │ │ │ + str r7, [r4, #28] │ │ │ │ + ldr r3, [pc, #576] @ 3b8e0 │ │ │ │ + add r3, pc, r3 │ │ │ │ + mla r3, r2, r6, r3 │ │ │ │ + ldr r2, [r3, #28] │ │ │ │ + cmp r2, r7 │ │ │ │ + bgt 3b814 │ │ │ │ + cmp r7, #6 │ │ │ │ + beq 3b660 │ │ │ │ + b 3b3cc │ │ │ │ + bl 23aa8 <__errno_location@plt> │ │ │ │ + mov r6, r0 │ │ │ │ + mov r3, #0 │ │ │ │ + mov r1, r3 │ │ │ │ mov r2, #10 │ │ │ │ - mov r4, r0 │ │ │ │ - str r1, [r0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 233b4 │ │ │ │ - ldr r3, [r4] │ │ │ │ - cmp r3, #0 │ │ │ │ + str r3, [r6] │ │ │ │ + bl 232f8 │ │ │ │ + ldr r3, [r6] │ │ │ │ str r0, [r8, #36] @ 0x24 │ │ │ │ - beq 3aa18 │ │ │ │ - mov r7, sl │ │ │ │ - ldr r2, [pc, #568] @ 3acd4 │ │ │ │ - ldr sl, [sp, #12] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 3b624 │ │ │ │ + ldr sl, [sp, #16] │ │ │ │ add r7, r7, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, sl │ │ │ │ mov r1, #1 │ │ │ │ mov r0, #28 │ │ │ │ + ldr r2, [pc, #480] @ 3b8e4 │ │ │ │ str r7, [sp] │ │ │ │ - ldr r6, [sp, #16] │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r3, [pc, #524] @ 3acd8 │ │ │ │ - mov r2, #84 @ 0x54 │ │ │ │ - add r3, pc, r3 │ │ │ │ - mla r3, r2, r6, r3 │ │ │ │ - str r7, [r4, #28] │ │ │ │ - ldr r1, [r3, #28] │ │ │ │ - cmp r1, r7 │ │ │ │ - bgt 3ac04 │ │ │ │ - cmp r7, #6 │ │ │ │ - beq 3aa58 │ │ │ │ - b 3a7e4 │ │ │ │ - mov r7, sl │ │ │ │ - ldr r6, [sp, #16] │ │ │ │ - ldr sl, [sp, #12] │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 3aac4 │ │ │ │ - cmp r4, #32 │ │ │ │ - beq 3a948 │ │ │ │ + ldr r6, [sp, #20] │ │ │ │ + mov r3, sl │ │ │ │ + ldr r4, [sp, #24] │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 3b690 │ │ │ │ + cmp r6, #32 │ │ │ │ + beq 3b52c │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 3a948 │ │ │ │ - mov r7, sl │ │ │ │ - ldr r2, [pc, #432] @ 3acdc │ │ │ │ - ldr sl, [sp, #12] │ │ │ │ + bne 3b52c │ │ │ │ + ldr sl, [sp, #16] │ │ │ │ add r7, r7, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, sl │ │ │ │ mov r1, #1 │ │ │ │ mov r0, #28 │ │ │ │ + ldr r2, [pc, #416] @ 3b8e8 │ │ │ │ str r7, [sp] │ │ │ │ - ldr r6, [sp, #16] │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - bl ab6e0 │ │ │ │ - b 3aac4 │ │ │ │ + ldr r6, [sp, #20] │ │ │ │ + mov r3, sl │ │ │ │ + ldr r4, [sp, #24] │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 3b690 │ │ │ │ + mov r6, #32 │ │ │ │ + str r5, [sp, #28] │ │ │ │ + mov sl, r6 │ │ │ │ + b 3b4e4 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 3a694 │ │ │ │ + bne 3b298 │ │ │ │ mov r0, r5 │ │ │ │ - bl 240d4 │ │ │ │ + bl 2400c │ │ │ │ mov r4, r0 │ │ │ │ - b 3a698 │ │ │ │ + b 3b29c │ │ │ │ add r7, r7, #4 │ │ │ │ - mov r0, r4 │ │ │ │ str r3, [r4, r7, lsl #3] │ │ │ │ - add sp, sp, #52 @ 0x34 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - mov r7, sl │ │ │ │ - ldr r2, [pc, #336] @ 3ace0 │ │ │ │ - ldr sl, [sp, #12] │ │ │ │ + b 3b660 │ │ │ │ + ldr sl, [sp, #16] │ │ │ │ add r7, r7, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, sl │ │ │ │ mov r1, #1 │ │ │ │ mov r0, #28 │ │ │ │ + ldr r2, [pc, #320] @ 3b8ec │ │ │ │ str r7, [sp] │ │ │ │ - ldr r6, [sp, #16] │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - bl ab6e0 │ │ │ │ - b 3aac4 │ │ │ │ - cmp r9, #68 @ 0x44 │ │ │ │ - beq 3abf0 │ │ │ │ - cmp r9, #93 @ 0x5d │ │ │ │ - beq 3abf0 │ │ │ │ - ldr r3, [pc, #272] @ 3ace4 │ │ │ │ + ldr r6, [sp, #20] │ │ │ │ + mov r3, sl │ │ │ │ + ldr r4, [sp, #24] │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 3b690 │ │ │ │ + cmp r2, #68 @ 0x44 │ │ │ │ + beq 3b800 │ │ │ │ + cmp r2, #93 @ 0x5d │ │ │ │ + beq 3b800 │ │ │ │ + ldr r3, [pc, #276] @ 3b8f0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r3, #616] @ 0x268 │ │ │ │ - b 3a73c │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r4, [sp, #40] @ 0x28 │ │ │ │ - ldr r5, [sp, #44] @ 0x2c │ │ │ │ - mov r0, r7 │ │ │ │ - b 3a9bc │ │ │ │ + b 3b33c │ │ │ │ + mov r3, r9 │ │ │ │ + ldrd r6, [sp, #36] @ 0x24 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r9, r5 │ │ │ │ + mov r5, r3 │ │ │ │ + ldr r4, [sp, #44] @ 0x2c │ │ │ │ + b 3b5c0 │ │ │ │ mov r8, #4 │ │ │ │ - b 3a73c │ │ │ │ + b 3b33c │ │ │ │ cmp r3, #0 │ │ │ │ - beq 3ab60 │ │ │ │ - b 3ac54 │ │ │ │ - ldr r2, [pc, #220] @ 3ace8 │ │ │ │ - str r1, [sp] │ │ │ │ + beq 3b778 │ │ │ │ + b 3b860 │ │ │ │ + stm sp, {r2, r7} │ │ │ │ mov r3, sl │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ + ldr r2, [pc, #204] @ 3b8f4 │ │ │ │ mov r0, #28 │ │ │ │ - str r7, [sp, #4] │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r6, [sp, #36] @ 0x24 │ │ │ │ add r5, r4, #48 @ 0x30 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r6, [sp, #32] │ │ │ │ ldr r3, [r6, #32] │ │ │ │ cmn r3, #1 │ │ │ │ - beq 3ac4c │ │ │ │ + beq 3b858 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 3ac5c │ │ │ │ + beq 3b868 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r5, r6 │ │ │ │ - bne 3ac2c │ │ │ │ + bne 3b838 │ │ │ │ mov r0, r4 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ mov r4, #0 │ │ │ │ - b 3aa58 │ │ │ │ + b 3b660 │ │ │ │ ldr r0, [r6, #36] @ 0x24 │ │ │ │ - bl 24c8c │ │ │ │ - b 3ac40 │ │ │ │ - ldr r3, [pc, #124] @ 3acec │ │ │ │ - ldr r1, [pc, #124] @ 3acf0 │ │ │ │ - ldr r0, [pc, #124] @ 3acf4 │ │ │ │ + bl 24bb8 │ │ │ │ + b 3b84c │ │ │ │ + ldr r3, [pc, #124] @ 3b8f8 │ │ │ │ + mov r2, #792 @ 0x318 │ │ │ │ + ldr r1, [pc, #120] @ 3b8fc │ │ │ │ + ldr r0, [pc, #120] @ 3b900 │ │ │ │ add r3, pc, r3 │ │ │ │ + add r3, r3, #3504 @ 0xdb0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - add r3, r3, #3504 @ 0xdb0 │ │ │ │ - mov r2, #792 @ 0x318 │ │ │ │ - bl 23a50 <__assert_fail@plt> │ │ │ │ - ldr r2, [pc, #100] @ 3acf8 │ │ │ │ - mov r3, sl │ │ │ │ - add r2, pc, r2 │ │ │ │ + bl 23988 <__assert_fail@plt> │ │ │ │ + ldr r2, [pc, #100] @ 3b904 │ │ │ │ + mov r3, r7 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, #28 │ │ │ │ - bl ab6e0 │ │ │ │ - b 3aa18 │ │ │ │ - @ instruction: 0x001919b4 │ │ │ │ - mulseq r9, ip, r9 │ │ │ │ - andseq sp, ip, ip, lsl r7 │ │ │ │ - andseq sp, ip, r8, asr #13 │ │ │ │ - andseq sp, ip, r0, lsl #13 │ │ │ │ - mulseq ip, r8, r8 │ │ │ │ - andseq sp, ip, r4, lsl #12 │ │ │ │ - @ instruction: 0x001cd5d8 │ │ │ │ - andseq r1, r9, r0, lsr #15 │ │ │ │ - andseq r1, r9, ip, lsl #15 │ │ │ │ - mulseq ip, r4, r3 │ │ │ │ - andseq r1, r9, r8, ror r5 │ │ │ │ - @ instruction: 0x001cd2f8 │ │ │ │ - andseq r1, r9, ip, lsr r5 │ │ │ │ - @ instruction: 0x001914b0 │ │ │ │ - eorseq sp, r0, ip, lsl #30 │ │ │ │ - andseq r1, r9, r0, lsr #9 │ │ │ │ - andseq ip, ip, ip, ror r3 │ │ │ │ - andseq r1, r9, r4, asr #6 │ │ │ │ - andseq r1, r9, r0, asr r3 │ │ │ │ - andseq r1, r9, r4, lsl #8 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 3b624 │ │ │ │ + @ instruction: 0x001a2ffc │ │ │ │ + andseq r2, sl, r4, ror #31 │ │ │ │ + andseq lr, sp, r8, ror #26 │ │ │ │ + andseq lr, sp, ip, lsl #26 │ │ │ │ + @ instruction: 0x001decbc │ │ │ │ + @ instruction: 0x001dded0 │ │ │ │ + andseq lr, sp, r4, ror #24 │ │ │ │ + andseq lr, sp, r8, lsr ip │ │ │ │ + andseq r2, sl, r4, lsl #28 │ │ │ │ + @ instruction: 0x001a2df0 │ │ │ │ + @ instruction: 0x001de9d0 │ │ │ │ + andseq lr, sp, r8, ror r9 │ │ │ │ + andseq r2, sl, r8, asr fp │ │ │ │ + andseq r2, sl, r8, ror #22 │ │ │ │ + @ instruction: 0x001a2adc │ │ │ │ + eorseq sp, r2, r4, lsl #6 │ │ │ │ + @ instruction: 0x001a2ad4 │ │ │ │ + @ instruction: 0x001dd9bc │ │ │ │ + andseq r2, sl, r0, lsl #19 │ │ │ │ + andseq r2, sl, ip, lsl #19 │ │ │ │ + andseq r2, sl, r0, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ - ldr r1, [pc, #284] @ 3ae30 │ │ │ │ + sub sp, sp, #4 │ │ │ │ + mov r1, #9 │ │ │ │ + movt r1, #64 @ 0x40 │ │ │ │ ldrb r2, [r0] │ │ │ │ mov sl, r0 │ │ │ │ + add r0, r0, #1 │ │ │ │ sub r3, r2, #10 │ │ │ │ uxtb r3, r3 │ │ │ │ cmp r3, #22 │ │ │ │ lsr r5, r1, r3 │ │ │ │ - add r0, r0, #1 │ │ │ │ - bhi 3ae1c │ │ │ │ + bhi 3ba5c │ │ │ │ ands r5, r5, #1 │ │ │ │ - bne 3ad10 │ │ │ │ - ldr r8, [pc, #244] @ 3ae34 │ │ │ │ - ldr r7, [pc, #244] @ 3ae38 │ │ │ │ - ldr r9, [pc, #244] @ 3ae3c │ │ │ │ + bne 3b934 │ │ │ │ + ldr r8, [pc, #268] @ 3ba70 │ │ │ │ + movw r9, #34079 @ 0x851f │ │ │ │ + movt r9, #20971 @ 0x51eb │ │ │ │ + ldr r7, [pc, #260] @ 3ba74 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, sl │ │ │ │ - bl 24a40 │ │ │ │ + bl 2496c │ │ │ │ add fp, r0, #1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 24020 │ │ │ │ + bl 23f58 │ │ │ │ + mov r6, r0 │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ - mov r6, r0 │ │ │ │ - bl 25400 │ │ │ │ + bl 2532c │ │ │ │ mov r0, r6 │ │ │ │ - bl 3a5e0 │ │ │ │ + bl 3b1d4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 3adc8 │ │ │ │ + beq 3b9ec │ │ │ │ ldr r3, [r7, #620] @ 0x26c │ │ │ │ cmp r3, #99 @ 0x63 │ │ │ │ - bhi 3adc4 │ │ │ │ - ldr r1, [r7, #624] @ 0x270 │ │ │ │ + bhi 3b9e8 │ │ │ │ + ldr r2, [r7, #624] @ 0x270 │ │ │ │ add r3, r3, #1 │ │ │ │ - add r2, r1, #1 │ │ │ │ - add r1, r7, r1, lsl #2 │ │ │ │ + mov r1, #100 @ 0x64 │ │ │ │ str r3, [r7, #620] @ 0x26c │ │ │ │ - str r0, [r1, #628] @ 0x274 │ │ │ │ - umull r1, r3, r9, r2 │ │ │ │ - lsr r3, r3, #5 │ │ │ │ - add r3, r3, r3, lsl #2 │ │ │ │ - add r3, r3, r3, lsl #2 │ │ │ │ - sub r2, r2, r3, lsl #2 │ │ │ │ - str r2, [r7, #624] @ 0x270 │ │ │ │ + add r3, r2, #1 │ │ │ │ + add r2, r7, r2, lsl #2 │ │ │ │ + str r0, [r2, #628] @ 0x274 │ │ │ │ + umull r0, r2, r9, r3 │ │ │ │ + lsr r2, r2, #5 │ │ │ │ + mls r3, r1, r2, r3 │ │ │ │ + str r3, [r7, #624] @ 0x270 │ │ │ │ add r5, r5, #1 │ │ │ │ add r3, sl, r4 │ │ │ │ ldrb r4, [r3] │ │ │ │ - ldr r1, [pc, #88] @ 3ae30 │ │ │ │ + mov r1, #9 │ │ │ │ + movt r1, #64 @ 0x40 │ │ │ │ + mov sl, r3 │ │ │ │ + add r3, r3, #1 │ │ │ │ sub r2, r4, #10 │ │ │ │ uxtb r2, r2 │ │ │ │ cmp r2, #22 │ │ │ │ - mov sl, r3 │ │ │ │ lsr r1, r1, r2 │ │ │ │ - add r3, r3, #1 │ │ │ │ - bhi 3ae04 │ │ │ │ + bhi 3ba2c │ │ │ │ tst r1, #1 │ │ │ │ - bne 3adcc │ │ │ │ + bne 3b9f0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 24c8c │ │ │ │ - b 3ad4c │ │ │ │ + bl 24bb8 │ │ │ │ + b 3b974 │ │ │ │ mov r0, r6 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ cmp r4, #0 │ │ │ │ - bne 3ad4c │ │ │ │ + bne 3b974 │ │ │ │ mov r0, r5 │ │ │ │ - pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + add sp, sp, #4 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ cmp r2, #0 │ │ │ │ moveq r5, r2 │ │ │ │ - beq 3ae14 │ │ │ │ + beq 3ba3c │ │ │ │ mov r5, #0 │ │ │ │ - b 3ad38 │ │ │ │ - subeq r0, r0, r9 │ │ │ │ - @ instruction: 0x001b57d4 │ │ │ │ - mlaseq r0, r4, sp, sp │ │ │ │ - mvnpl r8, pc, lsl r5 │ │ │ │ + b 3b95c │ │ │ │ + @ instruction: 0x001c6dfc │ │ │ │ + eorseq sp, r2, ip, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ - ldr r3, [pc, #644] @ 3b0dc │ │ │ │ - ldr r1, [pc, #644] @ 3b0e0 │ │ │ │ + ldr r3, [pc, #656] @ 3bd2c │ │ │ │ + mov r4, r0 │ │ │ │ + sub sp, sp, #104 @ 0x68 │ │ │ │ + ldr r1, [pc, #648] @ 3bd30 │ │ │ │ + ldr r2, [pc, #648] @ 3bd34 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r3, #1028] @ 0x404 │ │ │ │ - ldr r6, [r3, #1032] @ 0x408 │ │ │ │ - ldr r3, [pc, #632] @ 3b0e4 │ │ │ │ + ldr r0, [r3, #1028] @ 0x404 │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r3, [r1, r3] │ │ │ │ - sub sp, sp, #104 @ 0x68 │ │ │ │ - cmp r2, #0 │ │ │ │ - mov r4, r0 │ │ │ │ - ldr r3, [r3] │ │ │ │ - str r3, [sp, #100] @ 0x64 │ │ │ │ - mov r3, #0 │ │ │ │ - beq 3af08 │ │ │ │ + ldr r6, [r3, #1032] @ 0x408 │ │ │ │ + ldr r2, [r1, r2] │ │ │ │ cmp r0, #0 │ │ │ │ - ble 3b0b0 │ │ │ │ - mov r1, r0 │ │ │ │ - mov r0, r2 │ │ │ │ - bl 3a0c0 │ │ │ │ + ldr r2, [r2] │ │ │ │ + str r2, [sp, #100] @ 0x64 │ │ │ │ + mov r2, #0 │ │ │ │ + beq 3bb58 │ │ │ │ + cmp r4, #0 │ │ │ │ + ble 3bd00 │ │ │ │ + mov r1, r4 │ │ │ │ + bl 3ac20 │ │ │ │ cmp r6, #0 │ │ │ │ mov r5, r0 │ │ │ │ - beq 3aff0 │ │ │ │ + beq 3bc40 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 3af18 │ │ │ │ - ldr r1, [pc, #556] @ 3b0e8 │ │ │ │ + beq 3bb68 │ │ │ │ + ldr r1, [pc, #572] @ 3bd38 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - beq 3afe8 │ │ │ │ + beq 3bc38 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3a5e0 │ │ │ │ + bl 3b1d4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 3b008 │ │ │ │ - ldr r2, [pc, #520] @ 3b0ec │ │ │ │ - ldr r3, [pc, #508] @ 3b0e4 │ │ │ │ + beq 3bc58 │ │ │ │ + ldr r2, [pc, #536] @ 3bd3c │ │ │ │ + ldr r3, [pc, #524] @ 3bd34 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 3b0d8 │ │ │ │ + bne 3bd28 │ │ │ │ add sp, sp, #104 @ 0x68 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ cmp r6, #0 │ │ │ │ - beq 3b094 │ │ │ │ - cmp r0, #0 │ │ │ │ - ble 3b0b0 │ │ │ │ + beq 3bce4 │ │ │ │ + cmp r4, #0 │ │ │ │ + ble 3bd00 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3a0c0 │ │ │ │ - ldr r3, [pc, #452] @ 3b0f0 │ │ │ │ + bl 3ac20 │ │ │ │ + ldr r3, [pc, #452] @ 3bd40 │ │ │ │ + mov r5, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - mov r5, r0 │ │ │ │ - beq 3af58 │ │ │ │ + beq 3bba8 │ │ │ │ cmp r5, #0 │ │ │ │ - bne 3aeb4 │ │ │ │ - ldr r0, [pc, #424] @ 3b0f4 │ │ │ │ + bne 3baf4 │ │ │ │ + ldr r0, [pc, #424] @ 3bd44 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 3a0c0 │ │ │ │ + bl 3ac20 │ │ │ │ mov r5, r0 │ │ │ │ cmp r5, #0 │ │ │ │ - bne 3aeb4 │ │ │ │ - ldr r6, [pc, #400] @ 3b0f8 │ │ │ │ + bne 3baf4 │ │ │ │ + ldr r6, [pc, #400] @ 3bd48 │ │ │ │ mov r7, sp │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r0, [r6, #16] │ │ │ │ - bl 39fd0 │ │ │ │ - mov r2, #100 @ 0x64 │ │ │ │ + bl 3ab14 │ │ │ │ mov r1, r0 │ │ │ │ + mov r2, #100 @ 0x64 │ │ │ │ mov r0, sp │ │ │ │ - bl 25400 │ │ │ │ + bl 2532c │ │ │ │ cmp r4, #1 │ │ │ │ - ble 3afd0 │ │ │ │ - ldr r8, [pc, #360] @ 3b0fc │ │ │ │ + ble 3bc20 │ │ │ │ + ldr r8, [pc, #360] @ 3bd4c │ │ │ │ add r6, r6, #16 │ │ │ │ - add r8, pc, r8 │ │ │ │ mov r5, #1 │ │ │ │ + add r8, pc, r8 │ │ │ │ mov r2, #100 @ 0x64 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 23e94 │ │ │ │ - ldr r0, [r6, #4]! │ │ │ │ - bl 39fd0 │ │ │ │ add r5, r5, #1 │ │ │ │ - mov r2, #100 @ 0x64 │ │ │ │ + bl 23dcc │ │ │ │ + ldr r0, [r6, #4]! │ │ │ │ + bl 3ab14 │ │ │ │ mov r1, r0 │ │ │ │ + mov r2, #100 @ 0x64 │ │ │ │ mov r0, r7 │ │ │ │ - bl 23e94 │ │ │ │ + bl 23dcc │ │ │ │ cmp r4, r5 │ │ │ │ - bne 3af9c │ │ │ │ - ldr r2, [pc, #296] @ 3b100 │ │ │ │ + bne 3bbec │ │ │ │ + ldr r2, [pc, #296] @ 3bd50 │ │ │ │ mov r3, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, #28 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r0, #0 │ │ │ │ - b 3aedc │ │ │ │ - ldr r3, [pc, #268] @ 3b104 │ │ │ │ + b 3bb1c │ │ │ │ + ldr r3, [pc, #268] @ 3bd54 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 3af58 │ │ │ │ - b 3af3c │ │ │ │ - ldr r7, [pc, #248] @ 3b108 │ │ │ │ + beq 3bba8 │ │ │ │ + b 3bb8c │ │ │ │ + ldr r7, [pc, #248] @ 3bd58 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r7, #16] │ │ │ │ - bl 39fd0 │ │ │ │ - ldr r2, [pc, #236] @ 3b10c │ │ │ │ - mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ + bl 3ab14 │ │ │ │ + ldr r2, [pc, #236] @ 3bd5c │ │ │ │ mov r3, r0 │ │ │ │ + mov r1, #1 │ │ │ │ mov r0, #28 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ ldr r3, [r7, #1036] @ 0x40c │ │ │ │ cmp r3, #1 │ │ │ │ - bls 3b078 │ │ │ │ - ldr r8, [pc, #204] @ 3b110 │ │ │ │ + bls 3bcc8 │ │ │ │ + ldr r8, [pc, #204] @ 3bd60 │ │ │ │ add r6, r7, #16 │ │ │ │ - add r8, pc, r8 │ │ │ │ mov r4, #1 │ │ │ │ + add r8, pc, r8 │ │ │ │ ldr r0, [r6, #4]! │ │ │ │ - bl 39fd0 │ │ │ │ - mov r2, r8 │ │ │ │ - mov r1, #1 │ │ │ │ add r4, r4, #1 │ │ │ │ + bl 3ab14 │ │ │ │ mov r3, r0 │ │ │ │ + mov r2, r8 │ │ │ │ + mov r1, #1 │ │ │ │ mov r0, #28 │ │ │ │ - bl ab6e0 │ │ │ │ + bl b155c │ │ │ │ ldr r3, [r7, #1036] @ 0x40c │ │ │ │ cmp r4, r3 │ │ │ │ - bcc 3b04c │ │ │ │ - ldr r2, [pc, #148] @ 3b114 │ │ │ │ + bcc 3bc9c │ │ │ │ + ldr r2, [pc, #148] @ 3bd64 │ │ │ │ mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, #28 │ │ │ │ - bl ab6e0 │ │ │ │ - b 3afe8 │ │ │ │ - ldr r3, [pc, #124] @ 3b118 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 3bc38 │ │ │ │ + ldr r3, [pc, #124] @ 3bd68 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 3af60 │ │ │ │ - cmp r0, #0 │ │ │ │ - bgt 3af44 │ │ │ │ - ldr r3, [pc, #100] @ 3b11c │ │ │ │ + beq 3bbb0 │ │ │ │ + cmp r4, #0 │ │ │ │ + bgt 3bb94 │ │ │ │ + ldr r3, [pc, #100] @ 3bd6c │ │ │ │ mov r7, sp │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #16] │ │ │ │ - bl 39fd0 │ │ │ │ - mov r2, #100 @ 0x64 │ │ │ │ + bl 3ab14 │ │ │ │ mov r1, r0 │ │ │ │ + mov r2, #100 @ 0x64 │ │ │ │ mov r0, sp │ │ │ │ - bl 25400 │ │ │ │ - b 3afd0 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eorseq sp, r0, r4, lsl #25 │ │ │ │ - eorseq r3, r0, r8, asr r4 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - andseq r1, r9, ip, asr r2 │ │ │ │ - ldrsbteq r3, [r0], -ip │ │ │ │ - eorseq r5, r0, r8, asr r6 │ │ │ │ - eoreq pc, lr, r4, lsl r5 @ │ │ │ │ - eorseq sp, r0, r4, ror fp │ │ │ │ - @ instruction: 0x001c61f0 │ │ │ │ - andseq r1, r9, r0, lsr #2 │ │ │ │ - eorseq r5, r0, ip, lsl #11 │ │ │ │ - ldrsbteq sp, [r0], -r0 │ │ │ │ - andseq r1, r9, r0, lsl #2 │ │ │ │ - andseq r1, r9, r4, lsl r1 │ │ │ │ - andseq r1, r9, r4, asr #1 │ │ │ │ - eorseq r5, r0, r8, ror #9 │ │ │ │ - eorseq sp, r0, r4, lsr #20 │ │ │ │ + bl 2532c │ │ │ │ + b 3bc20 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eorseq sp, r2, r4, lsr r0 │ │ │ │ + eorseq r2, r2, r0, lsr #16 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + andseq r2, sl, ip, ror #16 │ │ │ │ + eorseq r2, r2, ip, lsr #15 │ │ │ │ + eorseq r4, r2, r4, lsl #20 │ │ │ │ + ldrsbteq lr, [r0], -r4 │ │ │ │ + eorseq ip, r2, r4, lsr #30 │ │ │ │ + andseq r7, sp, ip, ror #15 │ │ │ │ + andseq r2, sl, r8, lsl r7 │ │ │ │ + eorseq r4, r2, ip, lsr r9 │ │ │ │ + eorseq ip, r2, r0, lsl #29 │ │ │ │ + @ instruction: 0x001a26f8 │ │ │ │ + andseq r2, sl, r0, lsl r7 │ │ │ │ + @ instruction: 0x001a26bc │ │ │ │ + mlaseq r2, r8, r8, r4 │ │ │ │ + ldrsbteq ip, [r2], -r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #12 │ │ │ │ mov r4, r1 │ │ │ │ - bl 24020 │ │ │ │ - ldr r3, [pc, #24] @ 3b160 │ │ │ │ + bl 23f58 │ │ │ │ + ldr r3, [pc, #36] @ 3bdc4 │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + str r5, [r0] │ │ │ │ + str r4, [r0, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #12 │ │ │ │ ldr r2, [r3, #1040] @ 0x410 │ │ │ │ - str r2, [r0, #8] │ │ │ │ str r0, [r3, #1040] @ 0x410 │ │ │ │ - str r5, [r0] │ │ │ │ - str r4, [r0, #4] │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - mlaseq r0, r8, r9, sp │ │ │ │ - cmp r0, #0 │ │ │ │ - bxeq lr │ │ │ │ - ldr r1, [pc, #84] @ 3b1c8 │ │ │ │ + str r2, [r0, #8] │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + eorseq ip, r2, r4, lsr sp │ │ │ │ + subs r3, r0, #0 │ │ │ │ + beq 3be24 │ │ │ │ + ldr r1, [pc, #84] @ 3be2c │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r3, [r1, #620] @ 0x26c │ │ │ │ - cmp r3, #99 @ 0x63 │ │ │ │ - bhi 3b1c0 │ │ │ │ + ldr r0, [r1, #620] @ 0x26c │ │ │ │ + cmp r0, #99 @ 0x63 │ │ │ │ + bhi 3be24 │ │ │ │ ldr r2, [r1, #624] @ 0x270 │ │ │ │ - add ip, r3, #1 │ │ │ │ - add r3, r1, r2, lsl #2 │ │ │ │ + add r0, r0, #1 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r0, [r3, #628] @ 0x274 │ │ │ │ - ldr r3, [pc, #44] @ 3b1cc │ │ │ │ + str r0, [r1, #620] @ 0x26c │ │ │ │ mov r0, #1 │ │ │ │ + add ip, r1, r2, lsl #2 │ │ │ │ + add r2, r2, r0 │ │ │ │ + str r3, [ip, #628] @ 0x274 │ │ │ │ + movw r3, #34079 @ 0x851f │ │ │ │ + movt r3, #20971 @ 0x51eb │ │ │ │ + mov ip, #100 @ 0x64 │ │ │ │ umull lr, r3, r3, r2 │ │ │ │ - str ip, [r1, #620] @ 0x26c │ │ │ │ lsr r3, r3, #5 │ │ │ │ - add r3, r3, r3, lsl #2 │ │ │ │ - add r3, r3, r3, lsl #2 │ │ │ │ - sub r2, r2, r3, lsl #2 │ │ │ │ + mls r2, ip, r3, r2 │ │ │ │ str r2, [r1, #624] @ 0x270 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ - eorseq sp, r0, ip, ror #18 │ │ │ │ - mvnpl r8, pc, lsl r5 │ │ │ │ + eorseq ip, r2, r8, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r5, r0, #0 │ │ │ │ - popeq {r4, r5, r6, pc} │ │ │ │ - mov r4, r5 │ │ │ │ - add r6, r5, #48 @ 0x30 │ │ │ │ + movne r4, r5 │ │ │ │ + addne r6, r5, #48 @ 0x30 │ │ │ │ + beq 3be9c │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmn r3, #1 │ │ │ │ - beq 3b210 │ │ │ │ + beq 3be78 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 3b21c │ │ │ │ + beq 3be90 │ │ │ │ add r4, r4, #8 │ │ │ │ cmp r4, r6 │ │ │ │ - bne 3b1f0 │ │ │ │ + bne 3be58 │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - b 24c8c │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ + add sp, sp, #16 │ │ │ │ + b 24bb8 │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ - bl 24c8c │ │ │ │ - b 3b204 │ │ │ │ + bl 24bb8 │ │ │ │ + b 3be6c │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 3b2a4 │ │ │ │ + beq 3bf44 │ │ │ │ mov r0, #84 @ 0x54 │ │ │ │ - bl 24020 │ │ │ │ - mov r2, #84 @ 0x54 │ │ │ │ - mov r1, r4 │ │ │ │ add r6, r4, #48 @ 0x30 │ │ │ │ + bl 23f58 │ │ │ │ mov r7, r0 │ │ │ │ - bl 22d0c │ │ │ │ + mov r2, #84 @ 0x54 │ │ │ │ + mov r1, r4 │ │ │ │ mov r5, r7 │ │ │ │ + bl 22c68 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmn r3, #1 │ │ │ │ - beq 3b284 │ │ │ │ + beq 3bf14 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 3b28c │ │ │ │ + beq 3bf2c │ │ │ │ add r4, r4, #8 │ │ │ │ - cmp r4, r6 │ │ │ │ add r5, r5, #8 │ │ │ │ - bne 3b260 │ │ │ │ + cmp r4, r6 │ │ │ │ + bne 3bef0 │ │ │ │ + ldrd r4, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 3b274 │ │ │ │ - bl 21f74 │ │ │ │ + beq 3bf04 │ │ │ │ + bl 21edc │ │ │ │ str r0, [r5, #36] @ 0x24 │ │ │ │ - b 3b274 │ │ │ │ - ldr r3, [pc, #32] @ 3b2cc │ │ │ │ - ldr r1, [pc, #32] @ 3b2d0 │ │ │ │ - ldr r0, [pc, #32] @ 3b2d4 │ │ │ │ + b 3bf04 │ │ │ │ + ldr r3, [pc, #32] @ 3bf6c │ │ │ │ + movw r2, #1450 @ 0x5aa │ │ │ │ + ldr r1, [pc, #28] @ 3bf70 │ │ │ │ + ldr r0, [pc, #28] @ 3bf74 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #3520 @ 0xdc0 │ │ │ │ add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ - movw r2, #1450 @ 0x5aa │ │ │ │ - bl 23a50 <__assert_fail@plt> │ │ │ │ - andseq fp, ip, r0, asr #26 │ │ │ │ - andseq r0, r9, r4, lsl #26 │ │ │ │ - andseq r0, r9, r0, lsr #29 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl 23988 <__assert_fail@plt> │ │ │ │ + andseq sp, sp, ip, ror #5 │ │ │ │ + @ instruction: 0x001a22b0 │ │ │ │ + andseq r2, sl, r8, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #3864] @ 0xf18 │ │ │ │ - ldr r3, [pc, #3656] @ 3c138 │ │ │ │ sub sp, sp, #196 @ 0xc4 │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r1, [pc, #3648] @ 3c13c │ │ │ │ + ldr r3, [pc, #3728] @ 3ce34 │ │ │ │ str r2, [sp, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #3640] @ 3c140 │ │ │ │ - ldr ip, [r3, #1044] @ 0x414 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str ip, [sp, #12] │ │ │ │ - ldr r2, [r1, r2] │ │ │ │ - cmp ip, #0 │ │ │ │ - ldr r2, [r2] │ │ │ │ - str r2, [sp, #188] @ 0xbc │ │ │ │ - mov r2, #0 │ │ │ │ - bne 3b448 │ │ │ │ - ldr r2, [r3, #620] @ 0x26c │ │ │ │ - mov r7, r0 │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 3b4e8 │ │ │ │ - ldr r1, [sp, #8] │ │ │ │ + ldr r2, [pc, #3724] @ 3ce38 │ │ │ │ + ldr ip, [pc, #3724] @ 3ce3c │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r3, [r3] │ │ │ │ + str r3, [sp, #188] @ 0xbc │ │ │ │ + mov r3, #0 │ │ │ │ + ldr r3, [ip, #1044] @ 0x414 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + bne 3c110 │ │ │ │ + mov r6, r1 │ │ │ │ + ldr r1, [ip, #620] @ 0x26c │ │ │ │ + mov r4, r0 │ │ │ │ cmp r1, #0 │ │ │ │ - ldr r1, [r3, #1048] @ 0x418 │ │ │ │ - add r0, r3, r1, lsl #2 │ │ │ │ - ldr r5, [r0, #628] @ 0x274 │ │ │ │ - beq 3b41c │ │ │ │ - cmp r5, #0 │ │ │ │ - beq 3b4e8 │ │ │ │ - ldr r3, [pc, #3556] @ 3c144 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r4, [r3, #1040] @ 0x410 │ │ │ │ + beq 3c1b0 │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ + ldr r2, [ip, #1048] @ 0x418 │ │ │ │ + cmp r3, #0 │ │ │ │ + add r3, ip, r2, lsl #2 │ │ │ │ + ldr r9, [r3, #628] @ 0x274 │ │ │ │ + beq 3c0e4 │ │ │ │ + cmp r9, #0 │ │ │ │ + beq 3c1b0 │ │ │ │ + ldr r2, [pc, #3632] @ 3ce40 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r4, [r2, #1040] @ 0x410 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 3b3ec │ │ │ │ + beq 3c0a0 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ - b 3b384 │ │ │ │ + b 3c034 │ │ │ │ ldr r4, [r4, #8] │ │ │ │ cmp r4, #0 │ │ │ │ - beq 3b4b8 │ │ │ │ + beq 3c180 │ │ │ │ ldr r3, [r4] │ │ │ │ - ldr r2, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ - mov r0, r5 │ │ │ │ + mov r0, r9 │ │ │ │ + ldr r2, [r4, #4] │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 3b378 │ │ │ │ - ldrd r2, [sp, #8] │ │ │ │ - cmp r2, #0 │ │ │ │ - moveq r3, #0 │ │ │ │ - andne r3, r3, #1 │ │ │ │ + beq 3c028 │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ + ldr r2, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 3b8bc │ │ │ │ - mov r4, r5 │ │ │ │ - add r6, r5, #48 @ 0x30 │ │ │ │ + moveq r2, #0 │ │ │ │ + andne r2, r2, #1 │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 3c5a8 │ │ │ │ + mov r4, r9 │ │ │ │ + add r5, r9, #48 @ 0x30 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmn r3, #1 │ │ │ │ - beq 3b3e0 │ │ │ │ + beq 3c094 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 3b4dc │ │ │ │ + beq 3c1a4 │ │ │ │ add r4, r4, #8 │ │ │ │ - cmp r4, r6 │ │ │ │ - bne 3b3c0 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 24c8c │ │ │ │ - mov r5, #0 │ │ │ │ - ldr r2, [pc, #3412] @ 3c148 │ │ │ │ - ldr r3, [pc, #3400] @ 3c140 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3] │ │ │ │ - ldr r3, [sp, #188] @ 0xbc │ │ │ │ - eors r2, r3, r2 │ │ │ │ - mov r3, #0 │ │ │ │ - bne 3c134 │ │ │ │ - mov r0, r5 │ │ │ │ + cmp r4, r5 │ │ │ │ + bne 3c074 │ │ │ │ + mov r0, r9 │ │ │ │ + bl 24bb8 │ │ │ │ + mov r9, #0 │ │ │ │ + ldr r1, [pc, #3484] @ 3ce44 │ │ │ │ + ldr r2, [pc, #3464] @ 3ce34 │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r1, r2] │ │ │ │ + ldr r1, [r2] │ │ │ │ + ldr r2, [sp, #188] @ 0xbc │ │ │ │ + eors r1, r2, r1 │ │ │ │ + mov r2, #0 │ │ │ │ + bne 3ce30 │ │ │ │ + mov r0, r9 │ │ │ │ add sp, sp, #196 @ 0xc4 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - sub r2, r2, #1 │ │ │ │ - str r2, [r3, #620] @ 0x26c │ │ │ │ - ldr r2, [pc, #3360] @ 3c14c │ │ │ │ - add r1, r1, #1 │ │ │ │ - umull r0, r2, r2, r1 │ │ │ │ - lsr r2, r2, #5 │ │ │ │ - add r2, r2, r2, lsl #2 │ │ │ │ - add r2, r2, r2, lsl #2 │ │ │ │ - sub r2, r1, r2, lsl #2 │ │ │ │ - str r2, [r3, #1048] @ 0x418 │ │ │ │ - b 3b350 │ │ │ │ - ldr r0, [pc, #3328] @ 3c150 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + sub r1, r1, #1 │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r1, [ip, #620] @ 0x26c │ │ │ │ + movw r1, #34079 @ 0x851f │ │ │ │ + movt r1, #20971 @ 0x51eb │ │ │ │ + umull r0, r1, r1, r2 │ │ │ │ + mov r0, #100 @ 0x64 │ │ │ │ + lsr r1, r1, #5 │ │ │ │ + mls r2, r0, r1, r2 │ │ │ │ + str r2, [ip, #1048] @ 0x418 │ │ │ │ + b 3c000 │ │ │ │ + ldr r0, [pc, #3376] @ 3ce48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 3a5e0 │ │ │ │ + bl 3b1d4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ + mov r9, r0 │ │ │ │ cmp r3, #0 │ │ │ │ - mov r5, r0 │ │ │ │ - beq 3b3ec │ │ │ │ + beq 3c0a0 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 3b3e8 │ │ │ │ - ldr r1, [pc, #3296] @ 3c154 │ │ │ │ + beq 3c09c │ │ │ │ + ldr r1, [pc, #3344] @ 3ce4c │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r3, [r1, #620] @ 0x26c │ │ │ │ - cmp r3, #99 @ 0x63 │ │ │ │ - bhi 3bda0 │ │ │ │ + ldr r0, [r1, #620] @ 0x26c │ │ │ │ + cmp r0, #99 @ 0x63 │ │ │ │ + bhi 3ca9c │ │ │ │ ldr r2, [r1, #624] @ 0x270 │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r1, #620] @ 0x26c │ │ │ │ - ldr r3, [pc, #3256] @ 3c14c │ │ │ │ - add r0, r1, r2, lsl #2 │ │ │ │ + add r0, r0, #1 │ │ │ │ + str r0, [r1, #620] @ 0x26c │ │ │ │ + movw r0, #34079 @ 0x851f │ │ │ │ + movt r0, #20971 @ 0x51eb │ │ │ │ + add ip, r1, r2, lsl #2 │ │ │ │ add r2, r2, #1 │ │ │ │ - umull ip, r3, r3, r2 │ │ │ │ - str r5, [r0, #628] @ 0x274 │ │ │ │ - lsr r3, r3, #5 │ │ │ │ - add r3, r3, r3, lsl #2 │ │ │ │ - add r3, r3, r3, lsl #2 │ │ │ │ - sub r2, r2, r3, lsl #2 │ │ │ │ + umull lr, r0, r0, r2 │ │ │ │ + str r9, [ip, #628] @ 0x274 │ │ │ │ + mov ip, #100 @ 0x64 │ │ │ │ + lsr r0, r0, #5 │ │ │ │ + mls r2, ip, r0, r2 │ │ │ │ str r2, [r1, #624] @ 0x270 │ │ │ │ - b 3b3ec │ │ │ │ + b 3c0a0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ - eor r9, r3, #1 │ │ │ │ + eor sl, r3, #1 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - moveq r9, #0 │ │ │ │ - andne r9, r9, #1 │ │ │ │ - cmp r9, #0 │ │ │ │ - beq 3b3ec │ │ │ │ - b 3b46c │ │ │ │ + moveq sl, #0 │ │ │ │ + andne sl, sl, #1 │ │ │ │ + cmp sl, #0 │ │ │ │ + beq 3c0a0 │ │ │ │ + b 3c134 │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ - bl 24c8c │ │ │ │ - b 3b3d4 │ │ │ │ - ldr r5, [pc, #3176] @ 3c158 │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r3, [r5, #332] @ 0x14c │ │ │ │ + bl 24bb8 │ │ │ │ + b 3c088 │ │ │ │ + ldr r7, [pc, #3224] @ 3ce50 │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r7, #332] @ 0x14c │ │ │ │ cmp r3, #0 │ │ │ │ - movne r4, #0 │ │ │ │ - bne 3b510 │ │ │ │ - b 3b53c │ │ │ │ - ldr r3, [r5, #332] @ 0x14c │ │ │ │ - cmp r4, r3 │ │ │ │ - bcs 3b53c │ │ │ │ - rsb r3, r4, r4, lsl #3 │ │ │ │ - add r3, r5, r3, lsl #2 │ │ │ │ + movne r5, #0 │ │ │ │ + bne 3c1d8 │ │ │ │ + b 3c204 │ │ │ │ + ldr r3, [r7, #332] @ 0x14c │ │ │ │ + cmp r5, r3 │ │ │ │ + bcs 3c204 │ │ │ │ + rsb r3, r5, r5, lsl #3 │ │ │ │ + add r3, r7, r3, lsl #2 │ │ │ │ ldrb r2, [r3, #348] @ 0x15c │ │ │ │ tst r2, #4 │ │ │ │ - addeq r4, r4, #1 │ │ │ │ - beq 3b504 │ │ │ │ + addeq r5, r5, #1 │ │ │ │ + beq 3c1cc │ │ │ │ ldr r0, [r3, #336] @ 0x150 │ │ │ │ - bl 3a364 │ │ │ │ - ldr r3, [r5, #332] @ 0x14c │ │ │ │ - cmp r4, r3 │ │ │ │ - bcc 3b510 │ │ │ │ - ldr sl, [pc, #3096] @ 3c15c │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r1, [sl, #48] @ 0x30 │ │ │ │ + bl 3af14 │ │ │ │ + ldr r3, [r7, #332] @ 0x14c │ │ │ │ + cmp r5, r3 │ │ │ │ + bcc 3c1d8 │ │ │ │ + ldr r8, [pc, #3144] @ 3ce54 │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [r8, #48] @ 0x30 │ │ │ │ cmp r1, #0 │ │ │ │ - beq 3c0a4 │ │ │ │ - ldr r8, [pc, #3080] @ 3c160 │ │ │ │ + beq 3cd9c │ │ │ │ + ldr r7, [pc, #3128] @ 3ce58 │ │ │ │ mov r5, #0 │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r4, r5 │ │ │ │ - b 3b57c │ │ │ │ - ldr r3, [sl, #48] @ 0x30 │ │ │ │ - add r4, r4, #1 │ │ │ │ + mov r9, r5 │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 3c244 │ │ │ │ + ldr r3, [r8, #48] @ 0x30 │ │ │ │ ubfx r2, r2, #3, #1 │ │ │ │ - cmp r4, r3 │ │ │ │ + add r9, r9, #1 │ │ │ │ orr r5, r5, r2 │ │ │ │ - bcs 3b5b8 │ │ │ │ - rsb r3, r4, r4, lsl #3 │ │ │ │ - add r3, sl, r3, lsl #2 │ │ │ │ - ldrb r2, [r3, #64] @ 0x40 │ │ │ │ - lsl r3, r4, #3 │ │ │ │ + cmp r9, r3 │ │ │ │ + bcs 3c280 │ │ │ │ + lsl r3, r9, #3 │ │ │ │ + sub r2, r3, r9 │ │ │ │ + add r2, r8, r2, lsl #2 │ │ │ │ + ldrb r2, [r2, #64] @ 0x40 │ │ │ │ tst r2, #4 │ │ │ │ - bne 3b59c │ │ │ │ + bne 3c264 │ │ │ │ tst r2, #1 │ │ │ │ - beq 3b564 │ │ │ │ - sub r3, r3, r4 │ │ │ │ - add r3, r8, r3, lsl #2 │ │ │ │ + beq 3c22c │ │ │ │ + sub r3, r3, r9 │ │ │ │ + add r3, r7, r3, lsl #2 │ │ │ │ ldr r0, [r3, #52] @ 0x34 │ │ │ │ - bl 3a278 │ │ │ │ - ldr r3, [sl, #48] @ 0x30 │ │ │ │ - cmp r4, r3 │ │ │ │ - bcc 3b57c │ │ │ │ - add r9, sp, #60 @ 0x3c │ │ │ │ + bl 3ae0c │ │ │ │ + ldr r3, [r8, #48] @ 0x30 │ │ │ │ + cmp r9, r3 │ │ │ │ + bcc 3c244 │ │ │ │ + add sl, sp, #60 @ 0x3c │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ mov r1, #0 │ │ │ │ - mov r0, r9 │ │ │ │ - bl 24368 │ │ │ │ + mov r0, sl │ │ │ │ + bl 242a0 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 3be58 │ │ │ │ - ldr r3, [pc, #2952] @ 3c164 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r3, #332] @ 0x14c │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 3b7f0 │ │ │ │ - ldr r2, [pc, #2936] @ 3c168 │ │ │ │ - ldr r1, [pc, #2936] @ 3c16c │ │ │ │ - ldr sl, [pc, #2936] @ 3c170 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r2, r2, #16 │ │ │ │ + beq 3cb50 │ │ │ │ + ldr r1, [pc, #3000] @ 3ce5c │ │ │ │ add r1, pc, r1 │ │ │ │ - str r2, [sp, #24] │ │ │ │ - add r8, r3, #340 @ 0x154 │ │ │ │ - add r2, r1, #16 │ │ │ │ - add sl, pc, sl │ │ │ │ - mov r7, #0 │ │ │ │ - mov fp, r3 │ │ │ │ - mov r5, r1 │ │ │ │ - str r2, [sp, #20] │ │ │ │ + ldr r3, [r1, #332] @ 0x14c │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 3c4dc │ │ │ │ + ldr r3, [pc, #2984] @ 3ce60 │ │ │ │ + add r7, r1, #340 @ 0x154 │ │ │ │ + mov r5, #0 │ │ │ │ + mov sl, r1 │ │ │ │ str r6, [sp, #28] │ │ │ │ - rsb r3, r7, r7, lsl #3 │ │ │ │ - add r3, fp, r3, lsl #2 │ │ │ │ + ldr ip, [pc, #2968] @ 3ce64 │ │ │ │ + ldr r8, [pc, #2968] @ 3ce68 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r3, r3, #16 │ │ │ │ + add ip, pc, ip │ │ │ │ + add fp, ip, #16 │ │ │ │ + mov r9, ip │ │ │ │ + str r3, [sp, #24] │ │ │ │ + add r8, pc, r8 │ │ │ │ + lsl r4, r5, #3 │ │ │ │ + sub r3, r4, r5 │ │ │ │ + add r3, sl, r3, lsl #2 │ │ │ │ ldrb r3, [r3, #348] @ 0x15c │ │ │ │ - lsl r9, r7, #3 │ │ │ │ tst r3, #16 │ │ │ │ - bne 3b660 │ │ │ │ - ldr r0, [r8, #-4] │ │ │ │ - bl 22c70 <__fdelt_chk@plt> │ │ │ │ - ldr r3, [r8, #-4] │ │ │ │ - mov r2, #1 │ │ │ │ - and r3, r3, #31 │ │ │ │ + bne 3c324 │ │ │ │ + ldr r0, [r7, #-4] │ │ │ │ + bl 22bcc <__fdelt_chk@plt> │ │ │ │ add r0, sp, r0, lsl #2 │ │ │ │ - ldr r1, [r0, #60] @ 0x3c │ │ │ │ - ands r1, r1, r2, lsl r3 │ │ │ │ - beq 3b7d0 │ │ │ │ - sub r9, r9, r7 │ │ │ │ - add r9, sl, r9, lsl #2 │ │ │ │ - ldrb r3, [r9, #348] @ 0x15c │ │ │ │ - add r9, r9, #344 @ 0x158 │ │ │ │ - tst r3, #32 │ │ │ │ - ldr r3, [r8] │ │ │ │ - beq 3bb08 │ │ │ │ + ldr r3, [r7, #-4] │ │ │ │ + mov r1, #1 │ │ │ │ + ldr r2, [r0, #60] @ 0x3c │ │ │ │ + and r3, r3, #31 │ │ │ │ + ands r2, r2, r1, lsl r3 │ │ │ │ + beq 3c4bc │ │ │ │ + sub r4, r4, r5 │ │ │ │ + ldr r3, [r7] │ │ │ │ + add r4, r8, r4, lsl #2 │ │ │ │ + ldrb r2, [r4, #348] @ 0x15c │ │ │ │ + add r4, r4, #344 @ 0x158 │ │ │ │ + tst r2, #32 │ │ │ │ + beq 3c800 │ │ │ │ blx r3 │ │ │ │ - ldr r0, [sl, #620] @ 0x26c │ │ │ │ + ldr r0, [r8, #620] @ 0x26c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 3c080 │ │ │ │ - bl 33e20 │ │ │ │ - subs r4, r0, #0 │ │ │ │ - blt 3b7d0 │ │ │ │ - tst r4, #134217728 @ 0x8000000 │ │ │ │ - bne 3bc30 │ │ │ │ - ldr r2, [pc, #2764] @ 3c174 │ │ │ │ - and r1, r4, #536870912 @ 0x20000000 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r2, #1056] @ 0x420 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq 3bc5c │ │ │ │ - cmp r1, #0 │ │ │ │ - bne 3b7d0 │ │ │ │ - bic r4, r4, #805306368 @ 0x30000000 │ │ │ │ - mov r0, r4 │ │ │ │ - blx r3 │ │ │ │ + bne 3cd7c │ │ │ │ + bl 3447c │ │ │ │ + subs r6, r0, #0 │ │ │ │ + blt 3c4bc │ │ │ │ + tst r6, #134217728 @ 0x8000000 │ │ │ │ + bne 3c928 │ │ │ │ + ldr r1, [pc, #2816] @ 3ce6c │ │ │ │ + and r0, r6, #536870912 @ 0x20000000 │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r1, #1056] @ 0x420 │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 3c950 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 3b7d0 │ │ │ │ - ldr r2, [pc, #2716] @ 3c178 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r2, #1036] @ 0x40c │ │ │ │ - cmp r3, #0 │ │ │ │ + bne 3c4bc │ │ │ │ + bic r6, r6, #805306368 @ 0x30000000 │ │ │ │ + mov r0, r6 │ │ │ │ + blx r2 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne 3c4bc │ │ │ │ + ldr r1, [pc, #2768] @ 3ce70 │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr ip, [r1, #1036] @ 0x40c │ │ │ │ + cmp ip, #0 │ │ │ │ moveq r0, #1 │ │ │ │ - moveq r9, r3 │ │ │ │ + moveq r2, ip │ │ │ │ moveq r1, r0 │ │ │ │ - beq 3bd48 │ │ │ │ - add r2, r2, #12 │ │ │ │ - mov r9, #0 │ │ │ │ - b 3b70c │ │ │ │ - add r9, r9, #1 │ │ │ │ - cmp r3, r9 │ │ │ │ - beq 3bd38 │ │ │ │ - ldr r1, [r2, #4]! │ │ │ │ - cmp r1, r4 │ │ │ │ - bne 3b700 │ │ │ │ - cmp r3, r9 │ │ │ │ - beq 3bd38 │ │ │ │ - ldr r2, [pc, #2644] @ 3c17c │ │ │ │ - add r1, r9, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r4, [r2, #1052] @ 0x41c │ │ │ │ + beq 3ca3c │ │ │ │ + add r1, r1, #16 │ │ │ │ + mov r2, #0 │ │ │ │ + b 3c3d0 │ │ │ │ + add r2, r2, #1 │ │ │ │ + cmp ip, r2 │ │ │ │ + beq 3ca2c │ │ │ │ + ldr r3, [r1], #4 │ │ │ │ + cmp r3, r6 │ │ │ │ + bne 3c3c4 │ │ │ │ + cmp ip, r2 │ │ │ │ + beq 3ca2c │ │ │ │ + ldr r3, [pc, #2696] @ 3ce74 │ │ │ │ + add r1, r2, #1 │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r4, [r3, #1052] @ 0x41c │ │ │ │ cmp r4, #0 │ │ │ │ - bne 3c12c │ │ │ │ - cmp r3, r1 │ │ │ │ - sub r6, r3, #1 │ │ │ │ - bhi 3bd1c │ │ │ │ - ldr r2, [pc, #2612] @ 3c180 │ │ │ │ - ldr r3, [pc, #2612] @ 3c184 │ │ │ │ + bne 3ce28 │ │ │ │ + cmp ip, r1 │ │ │ │ + sub r6, ip, #1 │ │ │ │ + bhi 3ca10 │ │ │ │ + ldr r2, [pc, #2664] @ 3ce78 │ │ │ │ + mov r1, #0 │ │ │ │ + ldr r3, [pc, #2660] @ 3ce7c │ │ │ │ add r2, pc, r2 │ │ │ │ str r6, [r2, #1036] @ 0x40c │ │ │ │ - ldr r6, [r2, #1060] @ 0x424 │ │ │ │ - mov r0, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r0, [r2, #1052] @ 0x41c │ │ │ │ - cmp r6, #0 │ │ │ │ + ldr r6, [r2, #1060] @ 0x424 │ │ │ │ + str r1, [r2, #1052] @ 0x41c │ │ │ │ mvn r2, #0 │ │ │ │ strh r2, [r3, #8] │ │ │ │ - beq 3b7b8 │ │ │ │ - add r2, r6, #48 @ 0x30 │ │ │ │ - str r5, [sp, #16] │ │ │ │ - mov r9, r6 │ │ │ │ - mov r5, r4 │ │ │ │ - mov r4, r2 │ │ │ │ - ldr r3, [r9, #32] │ │ │ │ + cmp r6, #0 │ │ │ │ + beq 3c4a4 │ │ │ │ + add r1, r6, #48 @ 0x30 │ │ │ │ + str r9, [sp, #16] │ │ │ │ + mov r9, r4 │ │ │ │ + mov r4, r6 │ │ │ │ + str fp, [sp, #20] │ │ │ │ + mov fp, r8 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + mov r5, r1 │ │ │ │ + ldr r3, [r4, #32] │ │ │ │ cmn r3, #1 │ │ │ │ - beq 3b7a8 │ │ │ │ + beq 3c480 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 3bc24 │ │ │ │ - add r9, r9, #8 │ │ │ │ - cmp r9, r4 │ │ │ │ - bne 3b788 │ │ │ │ + beq 3c91c │ │ │ │ + add r4, r4, #8 │ │ │ │ + cmp r4, r5 │ │ │ │ + bne 3c460 │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r7 │ │ │ │ mov r0, r6 │ │ │ │ - mov r4, r5 │ │ │ │ - ldr r5, [sp, #16] │ │ │ │ - bl 24c8c │ │ │ │ - ldr r3, [pc, #2504] @ 3c188 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r4, r9 │ │ │ │ + ldr r9, [sp, #16] │ │ │ │ + mov r8, fp │ │ │ │ + ldr fp, [sp, #20] │ │ │ │ + bl 24bb8 │ │ │ │ + ldr r3, [pc, #2516] @ 3ce80 │ │ │ │ mov r2, #0 │ │ │ │ - add r3, pc, r3 │ │ │ │ cmp r4, #0 │ │ │ │ + add r3, pc, r3 │ │ │ │ str r2, [r3, #1060] @ 0x424 │ │ │ │ - bne 3c068 │ │ │ │ - ldr r3, [pc, #2484] @ 3c18c │ │ │ │ - add r7, r7, #1 │ │ │ │ + bne 3cd64 │ │ │ │ + ldr r3, [pc, #2496] @ 3ce84 │ │ │ │ + add r5, r5, #1 │ │ │ │ + add r7, r7, #28 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #332] @ 0x14c │ │ │ │ - add r8, r8, #28 │ │ │ │ - cmp r3, r7 │ │ │ │ - bhi 3b624 │ │ │ │ + cmp r3, r5 │ │ │ │ + bhi 3c2e8 │ │ │ │ ldr r6, [sp, #28] │ │ │ │ - ldr r4, [pc, #2456] @ 3c190 │ │ │ │ + ldr r4, [pc, #2468] @ 3ce88 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 3b910 │ │ │ │ + beq 3c5fc │ │ │ │ ldrsh r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - blt 3b910 │ │ │ │ - ldr r5, [pc, #2428] @ 3c194 │ │ │ │ + blt 3c5fc │ │ │ │ + ldr r5, [pc, #2440] @ 3ce8c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, #1036] @ 0x40c │ │ │ │ cmp r3, #0 │ │ │ │ - beq 3b910 │ │ │ │ + beq 3c5fc │ │ │ │ add r3, r5, r3, lsl #2 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ tst r3, #268435456 @ 0x10000000 │ │ │ │ - bne 3b910 │ │ │ │ - bl 15a024 │ │ │ │ + bne 3c5fc │ │ │ │ + bl 167ca4 │ │ │ │ ldrsh r3, [r4, #8] │ │ │ │ - cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ - bne 3c0e0 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 3cdd8 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ + mov r1, #1000 @ 0x3e8 │ │ │ │ ldr r2, [r5, #1052] @ 0x41c │ │ │ │ - rsb r1, r3, r3, lsl #5 │ │ │ │ + mul r3, r1, r3 │ │ │ │ sub r2, r0, r2 │ │ │ │ - add r3, r3, r1, lsl #2 │ │ │ │ - cmp r2, r3, lsl #3 │ │ │ │ - bcc 3b910 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 3c5fc │ │ │ │ ldr r0, [r5, #1036] @ 0x40c │ │ │ │ - bl 3ae40 │ │ │ │ + bl 3ba78 │ │ │ │ cmp r0, #0 │ │ │ │ mov r3, r0 │ │ │ │ - mvneq r3, #0 │ │ │ │ str r0, [r5, #1060] @ 0x424 │ │ │ │ + mvneq r3, #0 │ │ │ │ strheq r3, [r4, #8] │ │ │ │ - beq 3b910 │ │ │ │ + beq 3c5fc │ │ │ │ mov r3, #1 │ │ │ │ str r7, [r5, #1064] @ 0x428 │ │ │ │ strh r3, [r4, #8] │ │ │ │ - bl 3b228 │ │ │ │ - mov r5, r0 │ │ │ │ - ldr r3, [pc, #2296] @ 3c198 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r4, [r3, #1040] @ 0x410 │ │ │ │ + bl 3beac │ │ │ │ + mov r9, r0 │ │ │ │ + ldr r2, [pc, #2308] @ 3ce90 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r4, [r2, #1040] @ 0x410 │ │ │ │ cmp r4, #0 │ │ │ │ - bne 3b384 │ │ │ │ + bne 3c034 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 3b3ec │ │ │ │ - b 3b46c │ │ │ │ - ldr r2, [pc, #2264] @ 3c19c │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r2, #620] @ 0x26c │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 3b3e8 │ │ │ │ - ldr ip, [r2, #1048] @ 0x418 │ │ │ │ - ldr r3, [pc, #2160] @ 3c14c │ │ │ │ + beq 3c0a0 │ │ │ │ + b 3c134 │ │ │ │ + ldr r1, [pc, #2276] @ 3ce94 │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r1, #620] @ 0x26c │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 3c09c │ │ │ │ + ldr ip, [r1, #1048] @ 0x418 │ │ │ │ + sub r2, r2, #1 │ │ │ │ + movw r3, #34079 @ 0x851f │ │ │ │ + movt r3, #20971 @ 0x51eb │ │ │ │ + mov lr, #100 @ 0x64 │ │ │ │ + str r2, [r1, #620] @ 0x26c │ │ │ │ add r0, ip, #1 │ │ │ │ - umull lr, r3, r3, r0 │ │ │ │ - add ip, r2, ip, lsl #2 │ │ │ │ - lsr r3, r3, #5 │ │ │ │ - ldr r5, [ip, #628] @ 0x274 │ │ │ │ - add r3, r3, r3, lsl #2 │ │ │ │ - add r3, r3, r3, lsl #2 │ │ │ │ - sub r1, r1, #1 │ │ │ │ - sub r0, r0, r3, lsl #2 │ │ │ │ - cmp r5, #0 │ │ │ │ - str r1, [r2, #620] @ 0x26c │ │ │ │ - str r0, [r2, #1048] @ 0x418 │ │ │ │ - bne 3b3b8 │ │ │ │ - b 3b3e8 │ │ │ │ - ldr ip, [pc, #2184] @ 3c1a0 │ │ │ │ + add ip, r1, ip, lsl #2 │ │ │ │ + umull r3, r2, r3, r0 │ │ │ │ + ldr r9, [ip, #628] @ 0x274 │ │ │ │ + lsr r2, r2, #5 │ │ │ │ + cmp r9, #0 │ │ │ │ + mls r0, lr, r2, r0 │ │ │ │ + str r0, [r1, #1048] @ 0x418 │ │ │ │ + bne 3c06c │ │ │ │ + b 3c09c │ │ │ │ + ldr ip, [pc, #2196] @ 3ce98 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [ip, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 3bbb0 │ │ │ │ - ldr r3, [pc, #2168] @ 3c1a4 │ │ │ │ - str r6, [sp, #36] @ 0x24 │ │ │ │ - add r3, pc, r3 │ │ │ │ + beq 3c8a8 │ │ │ │ + ldr r3, [pc, #2180] @ 3ce9c │ │ │ │ add r4, ip, #52 @ 0x34 │ │ │ │ mov r7, #0 │ │ │ │ - mov r6, ip │ │ │ │ + mov r8, ip │ │ │ │ + str r6, [sp, #36] @ 0x24 │ │ │ │ + add r3, pc, r3 │ │ │ │ str r3, [sp, #32] │ │ │ │ - rsb r3, r7, r7, lsl #3 │ │ │ │ - add r3, r6, r3, lsl #2 │ │ │ │ + lsl sl, r7, #3 │ │ │ │ + sub r3, sl, r7 │ │ │ │ + add r3, r8, r3, lsl #2 │ │ │ │ ldrb r2, [r3, #64] @ 0x40 │ │ │ │ add r5, r3, #60 @ 0x3c │ │ │ │ tst r2, #16 │ │ │ │ - lsl r8, r7, #3 │ │ │ │ - bne 3b98c │ │ │ │ + bne 3c678 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 22c70 <__fdelt_chk@plt> │ │ │ │ + bl 22bcc <__fdelt_chk@plt> │ │ │ │ + add r0, sp, r0, lsl #2 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r1, #1 │ │ │ │ - and r3, r3, #31 │ │ │ │ - add r0, sp, r0, lsl #2 │ │ │ │ ldr r2, [r0, #60] @ 0x3c │ │ │ │ + and r3, r3, #31 │ │ │ │ ands r2, r2, r1, lsl r3 │ │ │ │ - bne 3b98c │ │ │ │ + bne 3c678 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ tst r3, #8 │ │ │ │ - beq 3bb90 │ │ │ │ + beq 3c888 │ │ │ │ ldr r5, [r4, #16] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 3bdf8 │ │ │ │ - ldr r9, [pc, #2056] @ 3c1a8 │ │ │ │ - sub r3, r8, r7 │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r9, r9, r3, lsl #2 │ │ │ │ - add sl, r9, #52 @ 0x34 │ │ │ │ - ldrb r3, [sl, #12] │ │ │ │ + beq 3caf0 │ │ │ │ + ldr r6, [pc, #2068] @ 3cea0 │ │ │ │ + sub r3, sl, r7 │ │ │ │ + add r6, pc, r6 │ │ │ │ + add r6, r6, r3, lsl #2 │ │ │ │ + add r9, r6, #52 @ 0x34 │ │ │ │ + ldrb r3, [r9, #12] │ │ │ │ tst r3, #9 │ │ │ │ - bne 3ba10 │ │ │ │ - ldr r2, [r4, #24] │ │ │ │ + bne 3c700 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ + ldr r2, [r4, #24] │ │ │ │ sub r1, r2, r3 │ │ │ │ cmp r1, #1 │ │ │ │ - ble 3ba10 │ │ │ │ - ldr r1, [r4, #16] │ │ │ │ + ble 3c700 │ │ │ │ sub r2, r2, #1 │ │ │ │ + ldr r0, [r4] │ │ │ │ sub r2, r2, r3 │ │ │ │ + ldr r1, [r4, #16] │ │ │ │ add r1, r1, r3 │ │ │ │ - ldm r4, {r0, r3} │ │ │ │ + ldr r3, [r4, #4] │ │ │ │ blx r3 │ │ │ │ subs r5, r0, #0 │ │ │ │ - bge 3c0cc │ │ │ │ + bge 3cdc4 │ │ │ │ cmn r5, #3 │ │ │ │ - beq 3bb90 │ │ │ │ + beq 3c888 │ │ │ │ cmn r5, #2 │ │ │ │ - bge 3bcd8 │ │ │ │ + bge 3c9cc │ │ │ │ cmn r5, #4 │ │ │ │ - beq 3b9ac │ │ │ │ + beq 3c698 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ add r3, r3, r5 │ │ │ │ str r3, [r4, #20] │ │ │ │ - ldr r2, [pc, #1940] @ 3c1ac │ │ │ │ - sub r3, r8, r7 │ │ │ │ + ldr r2, [pc, #1948] @ 3cea4 │ │ │ │ + sub r3, sl, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + lsl r3, r3, #2 │ │ │ │ + str r7, [sp, #20] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ + str r8, [sp, #24] │ │ │ │ + str sl, [sp, #28] │ │ │ │ add r2, pc, r2 │ │ │ │ - add r2, r2, r3, lsl #2 │ │ │ │ - add fp, r1, r3, lsl #2 │ │ │ │ + add r2, r2, r3 │ │ │ │ + add fp, r1, r3 │ │ │ │ ldrb r1, [r2, #64] @ 0x40 │ │ │ │ add r3, fp, #52 @ 0x34 │ │ │ │ + str r3, [sp, #16] │ │ │ │ bic r1, r1, #8 │ │ │ │ strb r1, [r2, #64] @ 0x40 │ │ │ │ - mov r9, #0 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ - str r3, [sp, #16] │ │ │ │ - str r7, [sp, #20] │ │ │ │ - str r6, [sp, #24] │ │ │ │ - str r8, [sp, #28] │ │ │ │ - b 3ba88 │ │ │ │ + b 3c77c │ │ │ │ ldrb r2, [fp, #64] @ 0x40 │ │ │ │ bfi r2, r9, #1, #1 │ │ │ │ strb r2, [fp, #64] @ 0x40 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ - sub r2, r2, r8 │ │ │ │ + sub r2, r2, sl │ │ │ │ cmp r2, #0 │ │ │ │ - ble 3ba84 │ │ │ │ + ble 3c778 │ │ │ │ add r1, r5, #1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 23d8c │ │ │ │ + bl 23cc4 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ - sub r2, r2, r8 │ │ │ │ + sub r2, r2, sl │ │ │ │ str r2, [r4, #20] │ │ │ │ ldr r3, [r4, #16] │ │ │ │ mov r1, #0 │ │ │ │ strb r1, [r3, r2] │ │ │ │ - ldr r6, [r4, #16] │ │ │ │ mov r1, #13 │ │ │ │ + ldr r6, [r4, #16] │ │ │ │ mov r0, r6 │ │ │ │ - bl 24b6c │ │ │ │ - mov r1, #10 │ │ │ │ + bl 24a98 │ │ │ │ cmp r0, #0 │ │ │ │ - movne r3, #10 │ │ │ │ - strbne r3, [r0] │ │ │ │ - ldrne r6, [r4, #16] │ │ │ │ + beq 3c7ac │ │ │ │ + mov r3, #10 │ │ │ │ + strb r3, [r0] │ │ │ │ + ldr r6, [r4, #16] │ │ │ │ + mov r1, #10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 24b6c │ │ │ │ + bl 24a98 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 3bb50 │ │ │ │ + beq 3c848 │ │ │ │ cmp r9, #0 │ │ │ │ - bne 3bdcc │ │ │ │ + bne 3cac8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ - sub sl, r5, r6 │ │ │ │ + sub r8, r5, r6 │ │ │ │ + add sl, r8, #1 │ │ │ │ ldrb r7, [r3, #12] │ │ │ │ - add r8, sl, #1 │ │ │ │ ands r7, r7, #2 │ │ │ │ - bne 3ba54 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 24020 │ │ │ │ - mov r2, sl │ │ │ │ - mov r1, r6 │ │ │ │ + bne 3c748 │ │ │ │ + mov r0, sl │ │ │ │ + bl 23f58 │ │ │ │ mov r9, r0 │ │ │ │ - bl 23d68 │ │ │ │ - strb r7, [r9, sl] │ │ │ │ - b 3ba60 │ │ │ │ - ldr r0, [r8, #-4] │ │ │ │ + mov r2, r8 │ │ │ │ + mov r1, r6 │ │ │ │ + bl 23ca0 │ │ │ │ + strb r7, [r9, r8] │ │ │ │ + b 3c754 │ │ │ │ + ldr r0, [r7, #-4] │ │ │ │ blx r3 │ │ │ │ - subs r4, r0, #0 │ │ │ │ - bge 3b698 │ │ │ │ - cmn r4, #1 │ │ │ │ - beq 3bd84 │ │ │ │ - cmn r4, #2 │ │ │ │ - bne 3b7d0 │ │ │ │ - ldr r2, [pc, #1664] @ 3c1b0 │ │ │ │ - ldr r3, [r8, #-4] │ │ │ │ - add r2, pc, r2 │ │ │ │ + subs r6, r0, #0 │ │ │ │ + bge 3c35c │ │ │ │ + cmn r6, #1 │ │ │ │ + beq 3ca80 │ │ │ │ + cmn r6, #2 │ │ │ │ + bne 3c4bc │ │ │ │ + ldr r2, [pc, #1664] @ 3cea8 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, #28 │ │ │ │ - bl ab6e0 │ │ │ │ - ldrb r3, [r9, #4] │ │ │ │ + ldr r3, [r7, #-4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldrb r3, [r4, #4] │ │ │ │ orr r3, r3, #4 │ │ │ │ - strb r3, [r9, #4] │ │ │ │ - b 3b7d0 │ │ │ │ + strb r3, [r4, #4] │ │ │ │ + b 3c4bc │ │ │ │ ldrd r2, [r4, #20] │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ + add r7, sp, #20 │ │ │ │ + ldm r7, {r7, r8, sl} │ │ │ │ sub r3, r3, r2 │ │ │ │ cmp r3, #1 │ │ │ │ - ldr r6, [sp, #24] │ │ │ │ - ldr r8, [sp, #28] │ │ │ │ - ble 3be14 │ │ │ │ + ble 3cb0c │ │ │ │ cmp r9, #0 │ │ │ │ - beq 3bb90 │ │ │ │ + beq 3c888 │ │ │ │ mov r0, r9 │ │ │ │ - bl 3a5e0 │ │ │ │ - mov r5, r0 │ │ │ │ + bl 3b1d4 │ │ │ │ + mov r3, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 24c8c │ │ │ │ - cmp r5, #0 │ │ │ │ - bne 3be50 │ │ │ │ - ldr r3, [pc, #1564] @ 3c1b4 │ │ │ │ + mov r9, r3 │ │ │ │ + bl 24bb8 │ │ │ │ + cmp r9, #0 │ │ │ │ + bne 3cb48 │ │ │ │ + ldr r3, [pc, #1564] @ 3ceac │ │ │ │ add r7, r7, #1 │ │ │ │ + add r4, r4, #28 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #48] @ 0x30 │ │ │ │ - add r4, r4, #28 │ │ │ │ cmp r3, r7 │ │ │ │ - bhi 3b940 │ │ │ │ + bhi 3c62c │ │ │ │ ldr r6, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [pc, #1536] @ 3c1b8 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r3, #620] @ 0x26c │ │ │ │ + ldr r2, [pc, #1536] @ 3ceb0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r2, #620] @ 0x26c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 3b3e8 │ │ │ │ - ldr r1, [sp, #8] │ │ │ │ - ldr r2, [r3, #1048] @ 0x418 │ │ │ │ - cmp r1, #0 │ │ │ │ - add r1, r3, r2, lsl #2 │ │ │ │ - ldr r5, [r1, #628] @ 0x274 │ │ │ │ - bne 3bc04 │ │ │ │ - add r1, r2, #1 │ │ │ │ - ldr r2, [pc, #1380] @ 3c14c │ │ │ │ + beq 3c09c │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ + ldr r1, [r2, #1048] @ 0x418 │ │ │ │ + cmp r3, #0 │ │ │ │ + add r3, r2, r1, lsl #2 │ │ │ │ + ldr r9, [r3, #628] @ 0x274 │ │ │ │ + bne 3c8fc │ │ │ │ sub r0, r0, #1 │ │ │ │ - str r0, [r3, #620] @ 0x26c │ │ │ │ - umull r0, r2, r2, r1 │ │ │ │ - lsr r2, r2, #5 │ │ │ │ - add r2, r2, r2, lsl #2 │ │ │ │ - add r2, r2, r2, lsl #2 │ │ │ │ - sub r2, r1, r2, lsl #2 │ │ │ │ - str r2, [r3, #1048] @ 0x418 │ │ │ │ - cmp r5, #0 │ │ │ │ - beq 3b3e8 │ │ │ │ - ldr r3, [pc, #1448] @ 3c1bc │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r4, [r3, #1040] @ 0x410 │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r0, [r2, #620] @ 0x26c │ │ │ │ + movw r0, #34079 @ 0x851f │ │ │ │ + movt r0, #20971 @ 0x51eb │ │ │ │ + umull ip, r0, r0, r1 │ │ │ │ + mov ip, #100 @ 0x64 │ │ │ │ + lsr r0, r0, #5 │ │ │ │ + mls r1, ip, r0, r1 │ │ │ │ + str r1, [r2, #1048] @ 0x418 │ │ │ │ + cmp r9, #0 │ │ │ │ + beq 3c09c │ │ │ │ + ldr r2, [pc, #1448] @ 3ceb4 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r4, [r2, #1040] @ 0x410 │ │ │ │ cmp r4, #0 │ │ │ │ - bne 3b36c │ │ │ │ - b 3b3ec │ │ │ │ - ldr r0, [r9, #36] @ 0x24 │ │ │ │ - bl 24c8c │ │ │ │ - b 3b79c │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - mov r2, #32 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 24368 │ │ │ │ - bic r4, r4, #134217728 @ 0x8000000 │ │ │ │ - mov r3, #0 │ │ │ │ - cmp r4, r3 │ │ │ │ - str r3, [r5, #1036] @ 0x40c │ │ │ │ - str r3, [r5, #1052] @ 0x41c │ │ │ │ - bne 3b6a0 │ │ │ │ - b 3b7d0 │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 3b6d4 │ │ │ │ - ldr r1, [r2, #1036] @ 0x40c │ │ │ │ - cmp r1, #8 │ │ │ │ - bhi 3c034 │ │ │ │ - cmp r1, #0 │ │ │ │ - bic r4, r4, #536870912 @ 0x20000000 │ │ │ │ - beq 3bca4 │ │ │ │ - add r2, r2, #12 │ │ │ │ - b 3bc90 │ │ │ │ - add r3, r3, #1 │ │ │ │ - cmp r1, r3 │ │ │ │ - beq 3bca4 │ │ │ │ - ldr r0, [r2, #4]! │ │ │ │ - cmp r4, r0 │ │ │ │ - bne 3bc84 │ │ │ │ - cmp r1, r3 │ │ │ │ - bne 3b7d0 │ │ │ │ - ldr r9, [pc, #1300] @ 3c1c0 │ │ │ │ - add r3, r1, #1 │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r1, r9, r1, lsl #2 │ │ │ │ - str r3, [r9, #1036] @ 0x40c │ │ │ │ - str r4, [r1, #16] │ │ │ │ - bl 15a024 │ │ │ │ - ldr r3, [pc, #1276] @ 3c1c4 │ │ │ │ + bne 3c01c │ │ │ │ + b 3c0a0 │ │ │ │ + ldr r0, [r4, #36] @ 0x24 │ │ │ │ + bl 24bb8 │ │ │ │ + b 3c474 │ │ │ │ + vmov.i32 q8, #0 @ 0x00000000 │ │ │ │ + mov r2, #0 │ │ │ │ + bics r6, r6, #134217728 @ 0x8000000 │ │ │ │ + str r2, [r9, #1036] @ 0x40c │ │ │ │ + str r2, [r9, #1052] @ 0x41c │ │ │ │ + vst1.8 {d16-d17}, [fp] │ │ │ │ + vstr d16, [fp, #16] │ │ │ │ + vstr d16, [fp, #24] │ │ │ │ + bne 3c364 │ │ │ │ + b 3c4bc │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 3c398 │ │ │ │ + ldr r0, [r1, #1036] @ 0x40c │ │ │ │ + cmp r0, #8 │ │ │ │ + bhi 3cd30 │ │ │ │ + cmp r0, #0 │ │ │ │ + bic r3, r6, #536870912 @ 0x20000000 │ │ │ │ + beq 3c998 │ │ │ │ + add r1, r1, #16 │ │ │ │ + b 3c984 │ │ │ │ + add r2, r2, #1 │ │ │ │ + cmp r0, r2 │ │ │ │ + beq 3c998 │ │ │ │ + ldr ip, [r1], #4 │ │ │ │ + cmp r3, ip │ │ │ │ + bne 3c978 │ │ │ │ + cmp r0, r2 │ │ │ │ + bne 3c4bc │ │ │ │ + ldr r4, [pc, #1304] @ 3ceb8 │ │ │ │ + add r2, r0, #1 │ │ │ │ + add r4, pc, r4 │ │ │ │ + add r0, r4, r0, lsl #2 │ │ │ │ + str r2, [r4, #1036] @ 0x40c │ │ │ │ + str r3, [r0, #16] │ │ │ │ + bl 167ca4 │ │ │ │ + ldr r3, [pc, #1280] @ 3cebc │ │ │ │ mov r2, #0 │ │ │ │ + str r0, [r4, #1052] @ 0x41c │ │ │ │ add r3, pc, r3 │ │ │ │ strh r2, [r3, #8] │ │ │ │ - str r0, [r9, #1052] @ 0x41c │ │ │ │ - b 3b7d0 │ │ │ │ - bl 23b70 <__errno_location@plt> │ │ │ │ - ldr r8, [r4] │ │ │ │ + b 3c4bc │ │ │ │ + bl 23aa8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ - bl 23a8c │ │ │ │ - ldr r2, [pc, #1240] @ 3c1c8 │ │ │ │ - mov r3, r8 │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r9, [r4] │ │ │ │ + bl 239c4 │ │ │ │ + ldr r2, [pc, #1244] @ 3cec0 │ │ │ │ mov r1, #1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, #28 │ │ │ │ - bl ab6e0 │ │ │ │ + mov r3, r9 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ cmn r5, #1 │ │ │ │ - beq 3c04c │ │ │ │ - ldrb r3, [r9, #64] @ 0x40 │ │ │ │ + beq 3cd48 │ │ │ │ + ldrb r3, [r6, #64] @ 0x40 │ │ │ │ orr r3, r3, #4 │ │ │ │ - strb r3, [r9, #64] @ 0x40 │ │ │ │ - b 3bb90 │ │ │ │ + strb r3, [r6, #64] @ 0x40 │ │ │ │ + b 3c888 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ - sub r2, r6, r9 │ │ │ │ + sub ip, r6, r2 │ │ │ │ + add r0, r3, r2, lsl #2 │ │ │ │ add r1, r3, r1, lsl #2 │ │ │ │ - lsl r2, r2, #2 │ │ │ │ - add r0, r3, r9, lsl #2 │ │ │ │ - bl 23d8c │ │ │ │ - b 3b744 │ │ │ │ - cmp r9, #8 │ │ │ │ - beq 3c034 │ │ │ │ - add r1, r9, #1 │ │ │ │ + lsl r2, ip, #2 │ │ │ │ + bl 23cc4 │ │ │ │ + b 3c408 │ │ │ │ + cmp r2, #8 │ │ │ │ + beq 3cd30 │ │ │ │ + add r1, r2, #1 │ │ │ │ mov r0, r1 │ │ │ │ - ldr r2, [pc, #1148] @ 3c1cc │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r3, r2, r3, lsl #2 │ │ │ │ - str r4, [r3, #16] │ │ │ │ + ldr lr, [pc, #1152] @ 3cec4 │ │ │ │ mov r3, #1 │ │ │ │ - str r1, [r2, #1036] @ 0x40c │ │ │ │ - str r3, [r2, #1052] @ 0x41c │ │ │ │ + add lr, pc, lr │ │ │ │ + add ip, lr, ip, lsl #2 │ │ │ │ + str r1, [lr, #1036] @ 0x40c │ │ │ │ + str r3, [lr, #1052] @ 0x41c │ │ │ │ + str r6, [ip, #16] │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 3ae40 │ │ │ │ - ldr r3, [pc, #1116] @ 3c1d0 │ │ │ │ + str r2, [sp, #20] │ │ │ │ + bl 3ba78 │ │ │ │ + ldr r3, [pc, #1116] @ 3cec8 │ │ │ │ + mov r4, r0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ + ldr r2, [sp, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r3, [r3, #1036] @ 0x40c │ │ │ │ - mov r4, r0 │ │ │ │ - b 3b738 │ │ │ │ - ldr r2, [pc, #1096] @ 3c1d4 │ │ │ │ - ldr r3, [r8, #-4] │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr ip, [r3, #1036] @ 0x40c │ │ │ │ + b 3c3fc │ │ │ │ + ldr r2, [pc, #1092] @ 3cecc │ │ │ │ mov r1, #1 │ │ │ │ mov r0, #28 │ │ │ │ - bl ab6e0 │ │ │ │ - b 3b7d0 │ │ │ │ - mov r4, r5 │ │ │ │ - add r6, r5, #48 @ 0x30 │ │ │ │ + ldr r3, [r7, #-4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 3c4bc │ │ │ │ + mov r4, r9 │ │ │ │ + add r5, r9, #48 @ 0x30 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmn r3, #1 │ │ │ │ - beq 3b3e0 │ │ │ │ + beq 3c094 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 3c074 │ │ │ │ + beq 3cd70 │ │ │ │ add r4, r4, #8 │ │ │ │ - cmp r6, r4 │ │ │ │ - bne 3bda8 │ │ │ │ - b 3b3e0 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - ldr r8, [sp, #28] │ │ │ │ - ldr r3, [pc, #1020] @ 3c1d8 │ │ │ │ - sub r8, r8, r7 │ │ │ │ + cmp r5, r4 │ │ │ │ + bne 3caa4 │ │ │ │ + b 3c094 │ │ │ │ + add r7, sp, #20 │ │ │ │ + ldr r3, [pc, #1020] @ 3ced0 │ │ │ │ + ldm r7, {r7, r8, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ - add r3, r3, r8, lsl #2 │ │ │ │ + sub sl, sl, r7 │ │ │ │ + add r3, r3, sl, lsl #2 │ │ │ │ ldrb r2, [r3, #64] @ 0x40 │ │ │ │ - ldr r6, [sp, #24] │ │ │ │ orr r2, r2, #8 │ │ │ │ strb r2, [r3, #64] @ 0x40 │ │ │ │ - b 3bb74 │ │ │ │ + b 3c868 │ │ │ │ mov r0, #4096 @ 0x1000 │ │ │ │ - bl 24020 │ │ │ │ + bl 23f58 │ │ │ │ mov r3, #4096 @ 0x1000 │ │ │ │ + str r0, [r4, #16] │ │ │ │ str r5, [r4, #20] │ │ │ │ str r3, [r4, #24] │ │ │ │ - str r0, [r4, #16] │ │ │ │ - b 3b998 │ │ │ │ - ldr r2, [pc, #960] @ 3c1dc │ │ │ │ - ldr r3, [r4] │ │ │ │ - add r2, pc, r2 │ │ │ │ + b 3c684 │ │ │ │ + ldr r2, [pc, #960] @ 3ced4 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, #28 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r3, [pc, #940] @ 3c1e0 │ │ │ │ - sub r2, r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r3, r3, r2, lsl #2 │ │ │ │ + sub sl, sl, r7 │ │ │ │ + ldr r3, [r4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r3, [pc, #936] @ 3ced8 │ │ │ │ str r5, [r4, #20] │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r3, r3, sl, lsl #2 │ │ │ │ ldrb r2, [r3, #64] @ 0x40 │ │ │ │ orr r2, r2, #2 │ │ │ │ strb r2, [r3, #64] @ 0x40 │ │ │ │ - b 3bb6c │ │ │ │ + b 3c860 │ │ │ │ ldr r6, [sp, #36] @ 0x24 │ │ │ │ - b 3b898 │ │ │ │ - ldr r3, [sl, #332] @ 0x14c │ │ │ │ + b 3c584 │ │ │ │ + ldr r3, [r8, #332] @ 0x14c │ │ │ │ cmp r3, #0 │ │ │ │ - beq 3c118 │ │ │ │ - ldr sl, [pc, #888] @ 3c1e4 │ │ │ │ - mov r8, #0 │ │ │ │ - add sl, pc, sl │ │ │ │ - add r2, sl, #336 @ 0x150 │ │ │ │ - str r6, [sp, #16] │ │ │ │ - mov r4, r8 │ │ │ │ + beq 3ce14 │ │ │ │ + ldr r8, [pc, #888] @ 3cedc │ │ │ │ + mov r9, #0 │ │ │ │ mov fp, #1 │ │ │ │ - mov r6, r8 │ │ │ │ - mov r5, r2 │ │ │ │ - rsb r3, r4, r4, lsl #3 │ │ │ │ - add r3, sl, r3, lsl #2 │ │ │ │ + mov r5, r9 │ │ │ │ + mov r7, r9 │ │ │ │ + str r4, [sp, #16] │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r2, r8, #336 @ 0x150 │ │ │ │ + mov r3, r8 │ │ │ │ + mov r4, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + rsb r3, r7, r7, lsl #3 │ │ │ │ + add r3, r9, r3, lsl #2 │ │ │ │ ldrb r3, [r3, #348] @ 0x15c │ │ │ │ tst r3, #16 │ │ │ │ - bne 3becc │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r6, r6, #1 │ │ │ │ + bne 3cbd0 │ │ │ │ + ldr r0, [r4] │ │ │ │ + add r5, r5, #1 │ │ │ │ cmp r8, r0 │ │ │ │ movlt r8, r0 │ │ │ │ - bl 22c70 <__fdelt_chk@plt> │ │ │ │ + bl 22bcc <__fdelt_chk@plt> │ │ │ │ add r3, sp, #192 @ 0xc0 │ │ │ │ - ldr r1, [r5] │ │ │ │ - and r1, r1, #31 │ │ │ │ + ldr r1, [r4] │ │ │ │ add r0, r3, r0, lsl #2 │ │ │ │ ldr r3, [r0, #-132] @ 0xffffff7c │ │ │ │ + and r1, r1, #31 │ │ │ │ orr r3, r3, fp, lsl r1 │ │ │ │ str r3, [r0, #-132] @ 0xffffff7c │ │ │ │ - ldr r3, [sl, #332] @ 0x14c │ │ │ │ - add r4, r4, #1 │ │ │ │ - cmp r3, r4 │ │ │ │ - add r5, r5, #28 │ │ │ │ - bhi 3be88 │ │ │ │ - ldr r2, [sl, #48] @ 0x30 │ │ │ │ + ldr r3, [r9, #332] @ 0x14c │ │ │ │ + add r7, r7, #1 │ │ │ │ + add r4, r4, #28 │ │ │ │ + cmp r3, r7 │ │ │ │ + bhi 3cb8c │ │ │ │ + mov r3, r9 │ │ │ │ + ldr r4, [sp, #16] │ │ │ │ + mov r9, r5 │ │ │ │ mov r5, r8 │ │ │ │ + ldr r2, [r3, #48] @ 0x30 │ │ │ │ cmp r2, #0 │ │ │ │ - mov r8, r6 │ │ │ │ - ldr r6, [sp, #16] │ │ │ │ - beq 3bf78 │ │ │ │ - ldr r1, [pc, #744] @ 3c1e8 │ │ │ │ - str r6, [sp, #16] │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r6, r8 │ │ │ │ - mov r4, #0 │ │ │ │ - add sl, r1, #52 @ 0x34 │ │ │ │ + beq 3cc80 │ │ │ │ + ldr r1, [pc, #728] @ 3cee0 │ │ │ │ + mov r7, #0 │ │ │ │ mov fp, #1 │ │ │ │ - mov r8, r1 │ │ │ │ - rsb r3, r4, r4, lsl #3 │ │ │ │ - add r3, r8, r3, lsl #2 │ │ │ │ + str r4, [sp, #16] │ │ │ │ + mov r4, r9 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r8, r1, #52 @ 0x34 │ │ │ │ + mov r9, r1 │ │ │ │ + rsb r3, r7, r7, lsl #3 │ │ │ │ + add r3, r9, r3, lsl #2 │ │ │ │ ldrb r3, [r3, #64] @ 0x40 │ │ │ │ tst r3, #16 │ │ │ │ - bne 3bf5c │ │ │ │ - ldr r0, [sl] │ │ │ │ - add r6, r6, #1 │ │ │ │ + bne 3cc64 │ │ │ │ + ldr r0, [r8] │ │ │ │ + add r4, r4, #1 │ │ │ │ cmp r5, r0 │ │ │ │ movlt r5, r0 │ │ │ │ - bl 22c70 <__fdelt_chk@plt> │ │ │ │ + bl 22bcc <__fdelt_chk@plt> │ │ │ │ add r3, sp, #192 @ 0xc0 │ │ │ │ - ldr r1, [sl] │ │ │ │ - and r1, r1, #31 │ │ │ │ + ldr r1, [r8] │ │ │ │ add r0, r3, r0, lsl #2 │ │ │ │ ldr r3, [r0, #-132] @ 0xffffff7c │ │ │ │ + and r1, r1, #31 │ │ │ │ orr r3, r3, fp, lsl r1 │ │ │ │ str r3, [r0, #-132] @ 0xffffff7c │ │ │ │ - ldr r3, [r8, #48] @ 0x30 │ │ │ │ - add r4, r4, #1 │ │ │ │ - cmp r3, r4 │ │ │ │ - add sl, sl, #28 │ │ │ │ - bhi 3bf18 │ │ │ │ - mov r8, r6 │ │ │ │ - ldr r6, [sp, #16] │ │ │ │ - cmp r8, #0 │ │ │ │ - ble 3c088 │ │ │ │ - cmp r7, #0 │ │ │ │ + ldr r3, [r9, #48] @ 0x30 │ │ │ │ + add r7, r7, #1 │ │ │ │ + add r8, r8, #28 │ │ │ │ + cmp r3, r7 │ │ │ │ + bhi 3cc20 │ │ │ │ + mov r9, r4 │ │ │ │ + ldr r4, [sp, #16] │ │ │ │ + cmp r9, #0 │ │ │ │ + ble 3cd84 │ │ │ │ + cmp r4, #0 │ │ │ │ movlt r3, #0 │ │ │ │ - blt 3bfd4 │ │ │ │ - ldr r3, [pc, #600] @ 3c1ec │ │ │ │ - smull r2, r3, r3, r7 │ │ │ │ - asr r2, r7, #31 │ │ │ │ - rsb r2, r2, r3, asr #6 │ │ │ │ - rsb r3, r2, r2, lsl #5 │ │ │ │ - add r3, r2, r3, lsl #2 │ │ │ │ - sub r3, r7, r3, lsl #3 │ │ │ │ - sxth r3, r3 │ │ │ │ - str r2, [sp, #40] @ 0x28 │ │ │ │ - asr r2, r2, #31 │ │ │ │ - str r2, [sp, #44] @ 0x2c │ │ │ │ - rsb r2, r3, r3, lsl #5 │ │ │ │ - add r3, r3, r2, lsl #2 │ │ │ │ - lsl r2, r3, #3 │ │ │ │ + blt 3ccd0 │ │ │ │ + movw r3, #19923 @ 0x4dd3 │ │ │ │ + movt r3, #4194 @ 0x1062 │ │ │ │ + mov r1, #1000 @ 0x3e8 │ │ │ │ + smull r3, r2, r3, r4 │ │ │ │ + asr r3, r4, #31 │ │ │ │ + rsb r3, r3, r2, asr #6 │ │ │ │ + mls r2, r1, r3, r4 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ asr r3, r3, #31 │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ + smulbb r2, r2, r1 │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ + asr r2, r2, #31 │ │ │ │ + str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ add r0, r5, #1 │ │ │ │ + mov r1, sl │ │ │ │ mov r2, r3 │ │ │ │ - mov r1, r9 │ │ │ │ - bl 22d3c <__select64@plt> │ │ │ │ + bl 22c98 <__select64@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - bge 3b5d4 │ │ │ │ - bl 23b70 <__errno_location@plt> │ │ │ │ + bge 3c29c │ │ │ │ + bl 23aa8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #4 │ │ │ │ - beq 3c020 │ │ │ │ - bl 23a8c │ │ │ │ - ldr r2, [pc, #480] @ 3c1f0 │ │ │ │ - mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ + beq 3cd1c │ │ │ │ + bl 239c4 │ │ │ │ + ldr r2, [pc, #472] @ 3cee4 │ │ │ │ mov r3, r0 │ │ │ │ + mov r1, #1 │ │ │ │ mov r0, #28 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ - mov r0, r9 │ │ │ │ + mov r0, sl │ │ │ │ mov r1, #0 │ │ │ │ - bl 24368 │ │ │ │ - b 3b5d4 │ │ │ │ - ldr r2, [pc, #440] @ 3c1f4 │ │ │ │ + bl 242a0 │ │ │ │ + b 3c29c │ │ │ │ + ldr r2, [pc, #432] @ 3cee8 │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #28 │ │ │ │ - bl ab6e0 │ │ │ │ - b 3b7d0 │ │ │ │ - ldr r2, [pc, #420] @ 3c1f8 │ │ │ │ - ldr r3, [r4] │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 3c4bc │ │ │ │ + ldr r2, [pc, #412] @ 3ceec │ │ │ │ mov r1, #1 │ │ │ │ mov r0, #28 │ │ │ │ - bl ab6e0 │ │ │ │ - b 3bb90 │ │ │ │ + ldr r3, [r4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 3c888 │ │ │ │ ldr r6, [sp, #28] │ │ │ │ - mov r5, r4 │ │ │ │ - b 3b898 │ │ │ │ + mov r9, r4 │ │ │ │ + b 3c584 │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ - bl 24c8c │ │ │ │ - b 3bdbc │ │ │ │ + bl 24bb8 │ │ │ │ + b 3cab8 │ │ │ │ ldr r6, [sp, #28] │ │ │ │ - b 3bbb0 │ │ │ │ - cmp r7, #0 │ │ │ │ - beq 3b5d4 │ │ │ │ - rsb r0, r7, r7, lsl #5 │ │ │ │ - add r0, r7, r0, lsl #2 │ │ │ │ - lsl r0, r0, #3 │ │ │ │ - bl 159f6c │ │ │ │ - b 3b5d4 │ │ │ │ - add r9, sp, #60 @ 0x3c │ │ │ │ + b 3c8a8 │ │ │ │ + cmp r4, #0 │ │ │ │ + beq 3c29c │ │ │ │ + mov r0, #1000 @ 0x3e8 │ │ │ │ + mul r0, r0, r4 │ │ │ │ + bl 167bec │ │ │ │ + b 3c29c │ │ │ │ + add sl, sp, #60 @ 0x3c │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ - mov r0, r9 │ │ │ │ - bl 24368 │ │ │ │ - ldr r3, [sl, #332] @ 0x14c │ │ │ │ + mov r0, sl │ │ │ │ + bl 242a0 │ │ │ │ + ldr r3, [r8, #332] @ 0x14c │ │ │ │ cmp r3, #0 │ │ │ │ - bne 3be64 │ │ │ │ - cmp r7, #0 │ │ │ │ - beq 3b7f0 │ │ │ │ - b 3c090 │ │ │ │ - bne 3ba04 │ │ │ │ - ldrb r3, [r9, #64] @ 0x40 │ │ │ │ + bne 3cb5c │ │ │ │ + cmp r4, #0 │ │ │ │ + beq 3c4dc │ │ │ │ + b 3cd8c │ │ │ │ + bne 3c6f4 │ │ │ │ + ldrb r3, [r6, #64] @ 0x40 │ │ │ │ orr r3, r3, #1 │ │ │ │ - strb r3, [r9, #64] @ 0x40 │ │ │ │ - b 3ba10 │ │ │ │ + strb r3, [r6, #64] @ 0x40 │ │ │ │ + b 3c700 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 3b910 │ │ │ │ - ldr r1, [r4, #4] │ │ │ │ - ldr r4, [r5, #1064] @ 0x428 │ │ │ │ - sub r4, r0, r4 │ │ │ │ - ldr r0, [pc, #256] @ 3c1fc │ │ │ │ - blx 1c6290 │ │ │ │ - cmp r4, r0 │ │ │ │ - bcc 3b910 │ │ │ │ + bne 3c5fc │ │ │ │ + ldr r2, [r4, #4] │ │ │ │ + movw r3, #16960 @ 0x4240 │ │ │ │ + movt r3, #15 │ │ │ │ + udiv r3, r3, r2 │ │ │ │ + ldr r2, [r5, #1064] @ 0x428 │ │ │ │ + sub r2, r0, r2 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 3c5fc │ │ │ │ ldr r0, [r5, #1060] @ 0x424 │ │ │ │ str r7, [r5, #1064] @ 0x428 │ │ │ │ - bl 3b228 │ │ │ │ - mov r5, r0 │ │ │ │ - b 3b898 │ │ │ │ - ldr r3, [sl, #48] @ 0x30 │ │ │ │ + bl 3beac │ │ │ │ + mov r9, r0 │ │ │ │ + b 3c584 │ │ │ │ + ldr r3, [r8, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ - movne r8, r5 │ │ │ │ - bne 3bef8 │ │ │ │ - b 3c0c0 │ │ │ │ - mov r0, r3 │ │ │ │ - b 3bd64 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eorseq sp, r0, r0, ror #15 │ │ │ │ - ldrhteq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eorseq sp, r0, r0, lsl #15 │ │ │ │ - eorseq r2, r0, ip, asr #29 │ │ │ │ - mvnpl r8, pc, lsl r5 │ │ │ │ - andseq r0, r9, ip, lsl sp │ │ │ │ - eorseq sp, r0, ip, ror #12 │ │ │ │ - ldrshteq sp, [r0], -r0 │ │ │ │ - mlaseq r0, ip, r5, sp │ │ │ │ - eorseq sp, r0, r4, lsl #11 │ │ │ │ - eorseq sp, r0, r4, lsl #10 │ │ │ │ - eorseq sp, r0, r8, ror #9 │ │ │ │ - eorseq sp, r0, r0, ror #9 │ │ │ │ - ldrsbteq sp, [r0], -r0 │ │ │ │ - eorseq sp, r0, r4, lsr r4 │ │ │ │ - eorseq sp, r0, r4, lsl #8 │ │ │ │ - ldrhteq sp, [r0], -r4 │ │ │ │ - mlaseq r0, r0, r3, sp │ │ │ │ - eorseq r4, r0, r4, lsr #28 │ │ │ │ - eorseq sp, r0, ip, lsl r3 │ │ │ │ - eorseq sp, r0, r4, lsl #6 │ │ │ │ - eorseq r4, r0, ip, lsl #27 │ │ │ │ - eorseq sp, r0, r8, asr #5 │ │ │ │ - eorseq sp, r0, r0, asr #4 │ │ │ │ - eorseq sp, r0, ip, lsl r2 │ │ │ │ - eorseq sp, r0, r8, asr #3 │ │ │ │ - ldrhteq sp, [r0], -r0 │ │ │ │ - eorseq sp, r0, ip, lsr r1 │ │ │ │ - eorseq sp, r0, r0, asr #1 │ │ │ │ - andseq r0, r9, r8, lsr #13 │ │ │ │ - eorseq ip, r0, r4, asr #30 │ │ │ │ - eorseq ip, r0, r8, lsr #30 │ │ │ │ - eorseq ip, r0, ip, asr #29 │ │ │ │ - eorseq ip, r0, r0, lsr lr │ │ │ │ - ldrhteq r4, [r0], -r8 │ │ │ │ - andseq r0, r9, r0, lsl r5 │ │ │ │ - mlaseq r0, r0, sp, ip │ │ │ │ - eorseq ip, r0, r8, ror #26 │ │ │ │ - andseq r0, r9, r4, lsr #8 │ │ │ │ - eorseq ip, r0, r0, lsl #26 │ │ │ │ - andseq r0, r9, r8, lsl r4 │ │ │ │ - eorseq ip, r0, r8, lsr #25 │ │ │ │ - eorseq ip, r0, r0, ror ip │ │ │ │ - ldrsbteq ip, [r0], -ip │ │ │ │ - ldrdne r4, [r2], #-211 @ 0xffffff2d @ │ │ │ │ - andseq r0, r9, r0, ror #2 │ │ │ │ - andseq r0, r9, r8, asr #2 │ │ │ │ - andseq r0, r9, r4, lsr #4 │ │ │ │ - andeq r4, pc, r0, asr #4 │ │ │ │ + movne r9, r5 │ │ │ │ + bne 3cc00 │ │ │ │ + b 3cdb8 │ │ │ │ + mov r0, ip │ │ │ │ + b 3ca58 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq r2, r2, r4, lsr #6 │ │ │ │ + eorseq ip, r2, r8, lsr #22 │ │ │ │ + ldrsbteq ip, [r2], -r0 │ │ │ │ + eorseq r2, r2, r8, lsr #4 │ │ │ │ + andseq r2, sl, r4, lsr #5 │ │ │ │ + eorseq ip, r2, r4, lsr #19 │ │ │ │ + eorseq ip, r2, r8, lsr #18 │ │ │ │ + ldrsbteq ip, [r2], -r4 │ │ │ │ + ldrhteq ip, [r2], -r8 │ │ │ │ + eorseq ip, r2, ip, lsr r8 │ │ │ │ + eorseq ip, r2, r0, lsl r8 │ │ │ │ + eorseq ip, r2, r8, lsl #16 │ │ │ │ + ldrshteq ip, [r2], -r8 │ │ │ │ + eorseq ip, r2, r0, ror r7 │ │ │ │ + eorseq ip, r2, r0, asr #14 │ │ │ │ + ldrshteq ip, [r2], -r0 │ │ │ │ + eorseq ip, r2, r8, asr #13 │ │ │ │ + eorseq r4, r2, r4, ror #2 │ │ │ │ + eorseq ip, r2, ip, lsr #12 │ │ │ │ + eorseq ip, r2, r4, lsl r6 │ │ │ │ + eorseq r4, r2, r0, lsr #1 │ │ │ │ + ldrsbteq ip, [r2], -ip │ │ │ │ + eorseq ip, r2, r4, asr r5 │ │ │ │ + eorseq ip, r2, r0, lsr r5 │ │ │ │ + ldrsbteq ip, [r2], -ip │ │ │ │ + ldrhteq ip, [r2], -r8 │ │ │ │ + eorseq ip, r2, r0, asr r4 │ │ │ │ + ldrhteq ip, [r2], -ip │ │ │ │ + @ instruction: 0x001a1bf8 │ │ │ │ + eorseq ip, r2, r8, asr #4 │ │ │ │ + eorseq ip, r2, r0, lsr r2 │ │ │ │ + ldrsbteq ip, [r2], -r4 │ │ │ │ + eorseq ip, r2, ip, lsr r1 │ │ │ │ + eorseq r3, r2, r0, asr #23 │ │ │ │ + andseq r1, sl, r0, ror #20 │ │ │ │ + mlaseq r2, r8, r0, ip │ │ │ │ + eorseq ip, r2, r8, rrx │ │ │ │ + andseq r1, sl, r0, ror r9 │ │ │ │ + eorseq ip, r2, r8 │ │ │ │ + andseq r1, sl, r4, ror #18 │ │ │ │ + eorseq fp, r2, ip, lsr #31 │ │ │ │ + eorseq fp, r2, r8, ror #30 │ │ │ │ + eorseq fp, r2, r8, asr #29 │ │ │ │ + andseq r1, sl, ip, lsr #13 │ │ │ │ + mulseq sl, r8, r6 │ │ │ │ + andseq r1, sl, r0, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 240d4 │ │ │ │ + bl 2400c │ │ │ │ cmp r0, #1 │ │ │ │ - beq 3c304 │ │ │ │ + beq 3d020 │ │ │ │ cmp r0, #2 │ │ │ │ - bhi 3c2d8 │ │ │ │ - ldr r4, [pc, #264] @ 3c338 │ │ │ │ + bhi 3cfe8 │ │ │ │ + ldr r4, [pc, #324] @ 3d06c │ │ │ │ mov r6, #0 │ │ │ │ add r4, pc, r4 │ │ │ │ add r4, r4, #4 │ │ │ │ - b 3c24c │ │ │ │ + b 3cf44 │ │ │ │ ldrb r3, [r4, #24]! │ │ │ │ add r6, r6, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 3c274 │ │ │ │ + beq 3cf78 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 21df4 │ │ │ │ + bl 21d5c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 3c23c │ │ │ │ - ldr r3, [pc, #212] @ 3c33c │ │ │ │ + bne 3cf34 │ │ │ │ + ldr r3, [pc, #272] @ 3d070 │ │ │ │ add r6, r6, r6, lsl #1 │ │ │ │ + ldrd r4, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, r6, lsl #3] │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldrb r1, [r5], #1 │ │ │ │ cmp r1, #253 @ 0xfd │ │ │ │ + and r0, r1, #192 @ 0xc0 │ │ │ │ + lsr r2, r1, #1 │ │ │ │ movls r3, #0 │ │ │ │ movhi r3, #1 │ │ │ │ - and r2, r1, #192 @ 0xc0 │ │ │ │ - cmp r2, #128 @ 0x80 │ │ │ │ + cmp r0, #128 @ 0x80 │ │ │ │ orreq r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - lsr r2, r1, #1 │ │ │ │ and r2, r2, #64 @ 0x40 │ │ │ │ - bne 3c2d0 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 3cfd4 │ │ │ │ tst r1, r2 │ │ │ │ - beq 3c30c │ │ │ │ + beq 3d034 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ - b 3c2b8 │ │ │ │ + b 3cfbc │ │ │ │ tst r1, r2 │ │ │ │ - beq 3c30c │ │ │ │ + beq 3d034 │ │ │ │ ldrb r3, [r5], #1 │ │ │ │ lsl r2, r2, #5 │ │ │ │ sub r3, r3, #128 @ 0x80 │ │ │ │ add r1, r3, r1, lsl #6 │ │ │ │ lsrs r3, r3, #6 │ │ │ │ - beq 3c2b0 │ │ │ │ + beq 3cfb4 │ │ │ │ + ldrd r4, [sp] │ │ │ │ mvn r0, #0 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - ldr r0, [pc, #96] @ 3c340 │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r0, [pc, #132] @ 3d074 │ │ │ │ mov r1, r5 │ │ │ │ - add r0, pc, r0 │ │ │ │ mov r2, #2 │ │ │ │ - bl 24080 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl 23fb8 │ │ │ │ subs r1, r0, #0 │ │ │ │ - bne 3c228 │ │ │ │ + bne 3cf20 │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, #16 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - b 233b4 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ + add sp, sp, #16 │ │ │ │ + b 232f8 │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ ldrb r0, [r5] │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - lsl r0, r2, #1 │ │ │ │ - sub r0, r0, #1 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldrb r3, [r5] │ │ │ │ + lsl r0, r2, #1 │ │ │ │ + sub r0, r0, #1 │ │ │ │ + ldrd r4, [sp] │ │ │ │ and r0, r0, r1 │ │ │ │ cmp r0, #16777216 @ 0x1000000 │ │ │ │ - ldrb r3, [r5] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ clz r3, r3 │ │ │ │ lsr r3, r3, #5 │ │ │ │ movcs r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ mvneq r0, #0 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - andseq sl, ip, r0, asr #27 │ │ │ │ - andseq sl, ip, r8, lsl #27 │ │ │ │ - andseq pc, r8, r0, asr #31 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + andseq ip, sp, r8, lsl r3 │ │ │ │ + @ instruction: 0x001dc2dc │ │ │ │ + @ instruction: 0x001a14fc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #3728] @ 0xe90 │ │ │ │ + ldr r2, [pc, #1744] @ 3d770 │ │ │ │ + vmov.i32 q8, #0 @ 0x00000000 │ │ │ │ sub sp, sp, #332 @ 0x14c │ │ │ │ - add r3, sp, #32 │ │ │ │ - ldr ip, [pc, #1720] @ 3ca1c │ │ │ │ - str r3, [sp, #16] │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, r3 │ │ │ │ - ldr r3, [pc, #1708] @ 3ca20 │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r3, [ip, r3] │ │ │ │ - mov r2, #36 @ 0x24 │ │ │ │ + add r7, sp, #32 │ │ │ │ mov r1, #0 │ │ │ │ + ldr r3, [pc, #1728] @ 3d774 │ │ │ │ + mov r5, r0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #324] @ 0x144 │ │ │ │ mov r3, #0 │ │ │ │ - bl 24368 │ │ │ │ - mov r1, #0 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 226a0 │ │ │ │ + vst1.8 {d16-d17}, [r7 :64] │ │ │ │ + vstr d16, [r7, #16] │ │ │ │ + vstr d16, [r7, #24] │ │ │ │ + vstr d16, [r7, #28] │ │ │ │ + bl 225fc │ │ │ │ subs r3, r0, #0 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - blt 3c6d4 │ │ │ │ - ldr r2, [pc, #1652] @ 3ca24 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + blt 3d424 │ │ │ │ + ldr r2, [pc, #1672] @ 3d778 │ │ │ │ mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #6 │ │ │ │ mov r0, #28 │ │ │ │ - bl ab6e0 │ │ │ │ + add r6, sp, #68 @ 0x44 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r3, #0 │ │ │ │ - mov r7, r3 │ │ │ │ mov r8, r3 │ │ │ │ - add r6, sp, #68 @ 0x44 │ │ │ │ - str r3, [sp, #20] │ │ │ │ + str r3, [sp, #12] │ │ │ │ + str r5, [sp, #20] │ │ │ │ + str r3, [sp, #24] │ │ │ │ strb r3, [sp, #68] @ 0x44 │ │ │ │ mov r0, r6 │ │ │ │ - bl 240d4 │ │ │ │ - eor r3, r7, #1 │ │ │ │ + bl 2400c │ │ │ │ + eor r3, r8, #1 │ │ │ │ + mov r4, r0 │ │ │ │ cmp r0, #255 @ 0xff │ │ │ │ moveq r3, #0 │ │ │ │ andne r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - mov r4, r0 │ │ │ │ - beq 3c430 │ │ │ │ + beq 3d174 │ │ │ │ rsb r2, r0, #255 @ 0xff │ │ │ │ add r1, r6, r0 │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 235f4 │ │ │ │ + ldr r0, [sp, #16] │ │ │ │ + bl 23538 │ │ │ │ + cmp r0, #0 │ │ │ │ add r3, r4, #328 @ 0x148 │ │ │ │ add r4, sp, r3 │ │ │ │ - cmp r0, #0 │ │ │ │ - ble 3c658 │ │ │ │ + ble 3d394 │ │ │ │ add r4, r4, r0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #-260] @ 0xfffffefc │ │ │ │ - clz r7, r0 │ │ │ │ - lsr r7, r7, #5 │ │ │ │ - ldrb r9, [sp, #68] @ 0x44 │ │ │ │ - cmp r9, #0 │ │ │ │ - beq 3c918 │ │ │ │ - cmp r8, #0 │ │ │ │ - bne 3c608 │ │ │ │ - ldr fp, [sp, #32] │ │ │ │ + clz r8, r0 │ │ │ │ + lsr r8, r8, #5 │ │ │ │ + ldrb fp, [sp, #68] @ 0x44 │ │ │ │ cmp fp, #0 │ │ │ │ - beq 3c4d4 │ │ │ │ - cmp r9, #9 │ │ │ │ - cmpne r9, #32 │ │ │ │ + beq 3d68c │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 3d340 │ │ │ │ + ldr sl, [sp, #32] │ │ │ │ + cmp sl, #0 │ │ │ │ + beq 3d21c │ │ │ │ + cmp fp, #9 │ │ │ │ + cmpne fp, #32 │ │ │ │ mov r4, r6 │ │ │ │ - bne 3c470 │ │ │ │ - ldrb r9, [r4, #1]! │ │ │ │ - cmp r9, #9 │ │ │ │ - cmpne r9, #32 │ │ │ │ - beq 3c460 │ │ │ │ - cmp r9, #13 │ │ │ │ - cmpne r9, #10 │ │ │ │ - beq 3c75c │ │ │ │ + bne 3d1b8 │ │ │ │ + ldrb fp, [r4, #1]! │ │ │ │ + cmp fp, #9 │ │ │ │ + cmpne fp, #32 │ │ │ │ + beq 3d1a8 │ │ │ │ + cmp fp, #13 │ │ │ │ + cmpne fp, #10 │ │ │ │ + beq 3d4b4 │ │ │ │ ldrb r3, [r4] │ │ │ │ mov r9, r4 │ │ │ │ cmp r3, #10 │ │ │ │ cmpne r3, #13 │ │ │ │ - bne 3c4a4 │ │ │ │ - b 3c7dc │ │ │ │ + bne 3d1ec │ │ │ │ + b 3d534 │ │ │ │ ldrb r3, [r9, #1]! │ │ │ │ cmp r3, #10 │ │ │ │ cmpne r3, #13 │ │ │ │ - beq 3c7dc │ │ │ │ + beq 3d534 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 3c494 │ │ │ │ + bne 3d1dc │ │ │ │ cmp r4, r6 │ │ │ │ - beq 3c714 │ │ │ │ + beq 3d464 │ │ │ │ mov r0, r4 │ │ │ │ - bl 240d4 │ │ │ │ - mov r3, #256 @ 0x100 │ │ │ │ - mov r1, r4 │ │ │ │ + bl 2400c │ │ │ │ add r2, r0, #1 │ │ │ │ + mov r1, r4 │ │ │ │ + mov r3, #256 @ 0x100 │ │ │ │ mov r0, r6 │ │ │ │ - bl 22178 <__memmove_chk@plt> │ │ │ │ - b 3c3d8 │ │ │ │ - ldr sl, [pc, #1356] @ 3ca28 │ │ │ │ - mov r4, r6 │ │ │ │ - add sl, pc, sl │ │ │ │ - b 3c4f0 │ │ │ │ - ldrb r9, [r4, #1]! │ │ │ │ - cmp r9, #0 │ │ │ │ - beq 3c708 │ │ │ │ - mov r1, r9 │ │ │ │ - mov r0, sl │ │ │ │ - bl 24b6c │ │ │ │ + bl 220d4 <__memmove_chk@plt> │ │ │ │ + b 3d11c │ │ │ │ + ldr r9, [pc, #1368] @ 3d77c │ │ │ │ + mov r5, r6 │ │ │ │ + add r9, pc, r9 │ │ │ │ + b 3d238 │ │ │ │ + ldrb fp, [r5, #1]! │ │ │ │ + cmp fp, #0 │ │ │ │ + beq 3d458 │ │ │ │ + mov r1, fp │ │ │ │ + mov r0, r9 │ │ │ │ + bl 24a98 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 3c4e4 │ │ │ │ - cmp r9, #35 @ 0x23 │ │ │ │ - beq 3c730 │ │ │ │ - ldrb r1, [r4] │ │ │ │ + bne 3d22c │ │ │ │ + cmp fp, #35 @ 0x23 │ │ │ │ + beq 3d480 │ │ │ │ + ldrb r1, [r5] │ │ │ │ cmp r1, #0 │ │ │ │ - movne r9, r4 │ │ │ │ - bne 3c52c │ │ │ │ - b 3c738 │ │ │ │ - ldrb r1, [r9, #1]! │ │ │ │ + movne r4, r5 │ │ │ │ + bne 3d274 │ │ │ │ + b 3d48c │ │ │ │ + ldrb r1, [r4, #1]! │ │ │ │ cmp r1, #0 │ │ │ │ - beq 3c738 │ │ │ │ - mov r0, sl │ │ │ │ - bl 24b6c │ │ │ │ + beq 3d48c │ │ │ │ + mov r0, r9 │ │ │ │ + bl 24a98 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 3c520 │ │ │ │ - mov r3, #0 │ │ │ │ - strb r3, [r9] │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - str r5, [sp, #24] │ │ │ │ - mov sl, r3 │ │ │ │ - mov r5, fp │ │ │ │ - str r4, [sp, #28] │ │ │ │ - mov fp, r4 │ │ │ │ - b 3c598 │ │ │ │ - ldrb r1, [r4, #1] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 3c57c │ │ │ │ - cmp r1, #45 @ 0x2d │ │ │ │ - addeq r4, r4, #1 │ │ │ │ + beq 3d268 │ │ │ │ mov r3, #0 │ │ │ │ + add r9, sp, #28 │ │ │ │ + str r5, [sp, #28] │ │ │ │ + mov fp, r5 │ │ │ │ + mov r5, r9 │ │ │ │ strb r3, [r4] │ │ │ │ + b 3d2d8 │ │ │ │ + ldrb r2, [r9, #1] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 3d2bc │ │ │ │ + cmp r2, #45 @ 0x2d │ │ │ │ + mov r3, #0 │ │ │ │ + addeq r9, r9, #1 │ │ │ │ + strb r3, [r9] │ │ │ │ mov r0, fp │ │ │ │ - bl 3c200 │ │ │ │ + bl 3cef0 │ │ │ │ cmp r0, #0 │ │ │ │ - str r0, [sl], #4 │ │ │ │ - blt 3ca10 │ │ │ │ - add fp, r4, #1 │ │ │ │ - add r5, r5, #1 │ │ │ │ - ldrb r1, [fp] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 3ca00 │ │ │ │ - cmp r5, #8 │ │ │ │ - beq 3c8e0 │ │ │ │ + str r0, [r5, #4]! │ │ │ │ + blt 3d764 │ │ │ │ + add fp, r9, #1 │ │ │ │ + add sl, sl, #1 │ │ │ │ + ldrb r2, [fp] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 3d75c │ │ │ │ + cmp sl, #8 │ │ │ │ + beq 3d674 │ │ │ │ mov r1, #45 @ 0x2d │ │ │ │ mov r0, fp │ │ │ │ - bl 24b6c │ │ │ │ - subs r4, r0, #0 │ │ │ │ - bne 3c560 │ │ │ │ - mov sl, fp │ │ │ │ - mov r0, sl │ │ │ │ - mov fp, r5 │ │ │ │ - ldr r4, [sp, #28] │ │ │ │ - ldr r5, [sp, #24] │ │ │ │ - bl 3c200 │ │ │ │ - lsl fp, fp, #2 │ │ │ │ - add r3, sp, fp │ │ │ │ + bl 24a98 │ │ │ │ + subs r9, r0, #0 │ │ │ │ + bne 3d2a0 │ │ │ │ + lsl sl, sl, #2 │ │ │ │ + mov r0, fp │ │ │ │ + ldr r5, [sp, #28] │ │ │ │ + bl 3cef0 │ │ │ │ + add r2, sp, sl │ │ │ │ cmp r0, #0 │ │ │ │ - str r0, [r3, #32] │ │ │ │ - bge 3c9f8 │ │ │ │ - ldr r2, [pc, #1080] @ 3ca2c │ │ │ │ - mov r3, r4 │ │ │ │ - add r2, pc, r2 │ │ │ │ + str r0, [r2, #32] │ │ │ │ + bge 3d754 │ │ │ │ + mov fp, r5 │ │ │ │ + ldr r2, [pc, #1108] @ 3d780 │ │ │ │ + mov r3, fp │ │ │ │ mov r1, #1 │ │ │ │ mov r0, #28 │ │ │ │ - bl ab6e0 │ │ │ │ - b 3c698 │ │ │ │ - cmp r9, #10 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 3d3d4 │ │ │ │ + cmp fp, #10 │ │ │ │ mov r1, r6 │ │ │ │ - beq 3c630 │ │ │ │ + beq 3d368 │ │ │ │ ldrb r3, [r1, #1]! │ │ │ │ cmp r3, #0 │ │ │ │ cmpne r3, #10 │ │ │ │ - bne 3c614 │ │ │ │ + bne 3d34c │ │ │ │ cmp r3, #0 │ │ │ │ strbeq r3, [sp, #68] @ 0x44 │ │ │ │ - beq 3c3d8 │ │ │ │ + beq 3d11c │ │ │ │ add r4, r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 240d4 │ │ │ │ + bl 2400c │ │ │ │ + add r2, r0, #1 │ │ │ │ mov r3, #256 @ 0x100 │ │ │ │ mov r1, r4 │ │ │ │ - mov r8, #0 │ │ │ │ - add r2, r0, #1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 22178 <__memmove_chk@plt> │ │ │ │ - b 3c3d8 │ │ │ │ - mov r7, #0 │ │ │ │ - strb r7, [r4, #-260] @ 0xfffffefc │ │ │ │ - beq 3c428 │ │ │ │ - bl 23b70 <__errno_location@plt> │ │ │ │ + bl 220d4 <__memmove_chk@plt> │ │ │ │ + mov r3, #0 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + b 3d11c │ │ │ │ + mov r8, #0 │ │ │ │ + strb r8, [r4, #-260] @ 0xfffffefc │ │ │ │ + beq 3d16c │ │ │ │ + bl 23aa8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #4 │ │ │ │ - beq 3c3d8 │ │ │ │ - bl 23a8c │ │ │ │ - ldr r2, [pc, #944] @ 3ca30 │ │ │ │ + beq 3d11c │ │ │ │ + ldr r5, [sp, #20] │ │ │ │ + bl 239c4 │ │ │ │ + ldr r2, [pc, #964] @ 3d784 │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - mov ip, r0 │ │ │ │ - str ip, [sp] │ │ │ │ + str r0, [sp] │ │ │ │ mov r0, #28 │ │ │ │ - bl ab6e0 │ │ │ │ + mov r3, r5 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r4, #0 │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 21cec │ │ │ │ - ldr r2, [pc, #904] @ 3ca34 │ │ │ │ - ldr r3, [pc, #880] @ 3ca20 │ │ │ │ + ldr r0, [sp, #16] │ │ │ │ + bl 21c54 │ │ │ │ + ldr r2, [pc, #928] @ 3d788 │ │ │ │ + ldr r3, [pc, #904] @ 3d774 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #324] @ 0x144 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 3ca18 │ │ │ │ + bne 3d76c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #332 @ 0x14c │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 23b70 <__errno_location@plt> │ │ │ │ - mov r4, #0 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + bl 23aa8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ - bl 23a8c │ │ │ │ - ldr r2, [pc, #844] @ 3ca38 │ │ │ │ - mov r1, #6 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ + mov r4, #0 │ │ │ │ + bl 239c4 │ │ │ │ + ldr r2, [pc, #848] @ 3d78c │ │ │ │ mov ip, r0 │ │ │ │ - str ip, [sp] │ │ │ │ + mov r3, r5 │ │ │ │ + mov r1, #6 │ │ │ │ mov r0, #28 │ │ │ │ - bl ab6e0 │ │ │ │ - b 3c6a4 │ │ │ │ - mov r8, r9 │ │ │ │ - strb r9, [sp, #68] @ 0x44 │ │ │ │ - b 3c3d8 │ │ │ │ - ldr r2, [pc, #800] @ 3ca3c │ │ │ │ - mov r3, r4 │ │ │ │ + str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r1, #1 │ │ │ │ - mov r0, #28 │ │ │ │ - bl ab6e0 │ │ │ │ - b 3c698 │ │ │ │ - mov r8, #1 │ │ │ │ - b 3c3d8 │ │ │ │ - cmp r4, r6 │ │ │ │ - bne 3c4b4 │ │ │ │ - ldr r2, [pc, #760] @ 3ca40 │ │ │ │ + bl b155c │ │ │ │ + b 3d3e0 │ │ │ │ + str fp, [sp, #12] │ │ │ │ + strb fp, [sp, #68] @ 0x44 │ │ │ │ + b 3d11c │ │ │ │ + ldr r2, [pc, #804] @ 3d790 │ │ │ │ mov r3, r4 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, #28 │ │ │ │ - bl ab6e0 │ │ │ │ - b 3c698 │ │ │ │ - mov r0, fp │ │ │ │ - bl 39fd0 │ │ │ │ - ldr r2, [pc, #728] @ 3ca44 │ │ │ │ - mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 3d3d4 │ │ │ │ + mov r3, #1 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + b 3d11c │ │ │ │ + cmp r5, r6 │ │ │ │ + beq 3d658 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 2400c │ │ │ │ + add r2, r0, #1 │ │ │ │ + mov r1, r5 │ │ │ │ + mov r3, #256 @ 0x100 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 220d4 <__memmove_chk@plt> │ │ │ │ + b 3d11c │ │ │ │ + mov r0, sl │ │ │ │ + bl 3ab14 │ │ │ │ + ldr r2, [pc, #720] @ 3d794 │ │ │ │ mov r3, r0 │ │ │ │ + mov r1, #1 │ │ │ │ mov r0, #28 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 3c7b8 │ │ │ │ - ldr sl, [pc, #696] @ 3ca48 │ │ │ │ + beq 3d510 │ │ │ │ + ldr sl, [pc, #688] @ 3d798 │ │ │ │ add r9, sp, #36 @ 0x24 │ │ │ │ add sl, pc, sl │ │ │ │ - bl 39fd0 │ │ │ │ - mov r2, sl │ │ │ │ - mov r1, #1 │ │ │ │ + bl 3ab14 │ │ │ │ mov r3, r0 │ │ │ │ + mov r2, sl │ │ │ │ mov r0, #28 │ │ │ │ - bl ab6e0 │ │ │ │ + mov r1, #1 │ │ │ │ + bl b155c │ │ │ │ ldr r0, [r9, #4]! │ │ │ │ cmp r0, #0 │ │ │ │ - bne 3c794 │ │ │ │ - ldr r2, [pc, #652] @ 3ca4c │ │ │ │ + bne 3d4ec │ │ │ │ + ldr r2, [pc, #644] @ 3d79c │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #28 │ │ │ │ - bl ab6e0 │ │ │ │ - mov r3, #0 │ │ │ │ add r4, r4, #1 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + mov r3, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ - b 3c4b4 │ │ │ │ - mov sl, #0 │ │ │ │ - strb sl, [r9] │ │ │ │ + b 3d1fc │ │ │ │ + mov r5, #0 │ │ │ │ + strb r5, [r9] │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #123 @ 0x7b │ │ │ │ - movne r0, sl │ │ │ │ - beq 3c940 │ │ │ │ - bl 39da8 │ │ │ │ - mov r3, r0 │ │ │ │ + beq 3d6b8 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 3a8c8 │ │ │ │ + mov r5, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 3c9a4 │ │ │ │ - ldr sl, [r0, #36] @ 0x24 │ │ │ │ - cmp sl, #0 │ │ │ │ - beq 3c9a8 │ │ │ │ - mov sl, r0 │ │ │ │ - str r0, [sp, #28] │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - mov r2, #0 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - ldr r3, [sl] │ │ │ │ - cmp fp, r3 │ │ │ │ - moveq ip, sl │ │ │ │ - moveq r1, r0 │ │ │ │ - bne 3c8c4 │ │ │ │ - ldr r3, [ip, #4]! │ │ │ │ - ldr lr, [r1, #4]! │ │ │ │ - cmp r3, lr │ │ │ │ - bne 3c8bc │ │ │ │ + beq 3d714 │ │ │ │ + ldr fp, [r0, #36] @ 0x24 │ │ │ │ + cmp fp, #0 │ │ │ │ + movne lr, #0 │ │ │ │ + movne fp, r0 │ │ │ │ + beq 3d718 │ │ │ │ + ldr r3, [fp] │ │ │ │ + cmp sl, r3 │ │ │ │ + moveq r1, fp │ │ │ │ + moveq r2, r7 │ │ │ │ + bne 3d63c │ │ │ │ + ldr r3, [r1, #4]! │ │ │ │ + ldr ip, [r2, #4]! │ │ │ │ + cmp r3, ip │ │ │ │ + bne 3d634 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 3c83c │ │ │ │ - ldr r0, [sl, #36] @ 0x24 │ │ │ │ - bl 24c8c │ │ │ │ - mov r0, r4 │ │ │ │ - bl 21f74 │ │ │ │ - ldr lr, [sp, #16] │ │ │ │ - add r4, sp, #64 @ 0x40 │ │ │ │ - str r0, [sl, #36] @ 0x24 │ │ │ │ - mov ip, lr │ │ │ │ - ldm ip!, {r0, r1, r2, r3} │ │ │ │ - add sl, sl, #16 │ │ │ │ - add lr, lr, #16 │ │ │ │ - cmp ip, r4 │ │ │ │ - str r0, [sl, #-16] │ │ │ │ - str r1, [sl, #-12] │ │ │ │ - str r2, [sl, #-8] │ │ │ │ - str r3, [sl, #-4] │ │ │ │ - bne 3c870 │ │ │ │ - ldr r0, [lr] │ │ │ │ - str r0, [sl] │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ + bne 3d588 │ │ │ │ + ldr r0, [fp, #36] @ 0x24 │ │ │ │ add r9, r9, #1 │ │ │ │ + bl 24bb8 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 21edc │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + str r0, [fp, #36] @ 0x24 │ │ │ │ + mov r0, r9 │ │ │ │ add r3, r3, #1 │ │ │ │ - str r3, [sp, #20] │ │ │ │ + str r3, [sp, #24] │ │ │ │ + ldr r3, [r7] │ │ │ │ + str r3, [fp] │ │ │ │ + ldr r3, [r7, #4] │ │ │ │ + str r3, [fp, #4] │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + str r3, [fp, #8] │ │ │ │ + ldr r3, [r7, #12] │ │ │ │ + str r3, [fp, #12] │ │ │ │ + ldr r3, [r7, #16] │ │ │ │ + str r3, [fp, #16] │ │ │ │ + ldr r3, [r7, #20] │ │ │ │ + str r3, [fp, #20] │ │ │ │ + ldr r3, [r7, #24] │ │ │ │ + str r3, [fp, #24] │ │ │ │ + ldr r3, [r7, #28] │ │ │ │ + str r3, [fp, #28] │ │ │ │ + ldr r3, [r7, #32] │ │ │ │ + str r3, [fp, #32] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ - b 3c8f8 │ │ │ │ - orrs lr, r3, lr │ │ │ │ - beq 3c854 │ │ │ │ - ldr r3, [sl, #76] @ 0x4c │ │ │ │ - add sl, sl, #40 @ 0x28 │ │ │ │ - cmp r3, #0 │ │ │ │ - add r3, r2, #1 │ │ │ │ - beq 3c9dc │ │ │ │ - mov r2, r3 │ │ │ │ - b 3c828 │ │ │ │ - ldr r5, [sp, #24] │ │ │ │ - mov r2, #32 │ │ │ │ - add r3, sp, r2 │ │ │ │ - add r9, r9, #1 │ │ │ │ - mov r2, #0 │ │ │ │ - str r2, [r3, #32] │ │ │ │ - mov r0, r9 │ │ │ │ - bl 240d4 │ │ │ │ - mov r3, #256 @ 0x100 │ │ │ │ - mov r1, r9 │ │ │ │ + bl 2400c │ │ │ │ add r2, r0, #1 │ │ │ │ + mov r1, r9 │ │ │ │ + mov r3, #256 @ 0x100 │ │ │ │ mov r0, r6 │ │ │ │ - bl 22178 <__memmove_chk@plt> │ │ │ │ - b 3c3d8 │ │ │ │ - ldr r2, [pc, #304] @ 3ca50 │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - str r0, [sp] │ │ │ │ - add r2, pc, r2 │ │ │ │ + bl 220d4 <__memmove_chk@plt> │ │ │ │ + b 3d11c │ │ │ │ + orrs r3, r3, ip │ │ │ │ + beq 3d5a0 │ │ │ │ + ldr r3, [fp, #76] @ 0x4c │ │ │ │ + add fp, fp, #40 @ 0x28 │ │ │ │ + cmp r3, #0 │ │ │ │ + add r3, lr, #1 │ │ │ │ + beq 3d740 │ │ │ │ + mov lr, r3 │ │ │ │ + b 3d574 │ │ │ │ + ldr r2, [pc, #320] @ 3d7a0 │ │ │ │ mov r3, r5 │ │ │ │ - mov r1, #6 │ │ │ │ + mov r1, #1 │ │ │ │ mov r0, #28 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 3d3d4 │ │ │ │ + mov sl, #32 │ │ │ │ + add r3, sp, sl │ │ │ │ + mov r2, #0 │ │ │ │ + add r4, r4, #1 │ │ │ │ + str r2, [r3, #32] │ │ │ │ + b 3d1fc │ │ │ │ + ldr r5, [sp, #20] │ │ │ │ + mov r1, #6 │ │ │ │ mov r4, #1 │ │ │ │ - b 3c69c │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ + ldr r2, [pc, #256] @ 3d7a4 │ │ │ │ + mov r3, r5 │ │ │ │ + str r0, [sp] │ │ │ │ + mov r0, #28 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 3d3d8 │ │ │ │ mov r1, #125 @ 0x7d │ │ │ │ mov r0, r4 │ │ │ │ - bl 24b6c │ │ │ │ - subs r3, r0, #0 │ │ │ │ - moveq r0, r3 │ │ │ │ - beq 3c7f4 │ │ │ │ - ldrb r1, [r3, #1] │ │ │ │ - add r0, r4, #1 │ │ │ │ - cmp r1, sl │ │ │ │ - add r4, r3, #1 │ │ │ │ - strb sl, [r3] │ │ │ │ - beq 3c7f4 │ │ │ │ - ldr sl, [pc, #220] @ 3ca54 │ │ │ │ - str r0, [sp, #24] │ │ │ │ - add sl, pc, sl │ │ │ │ - b 3c98c │ │ │ │ + bl 24a98 │ │ │ │ + subs r2, r0, #0 │ │ │ │ + moveq r5, r2 │ │ │ │ + beq 3d548 │ │ │ │ + ldrb r1, [r2, #1] │ │ │ │ + strb r5, [r2] │ │ │ │ + add r5, r4, #1 │ │ │ │ + add r4, r2, #1 │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 3d548 │ │ │ │ + ldr fp, [pc, #184] @ 3d7a8 │ │ │ │ + add fp, pc, fp │ │ │ │ + b 3d700 │ │ │ │ ldrb r1, [r4, #1]! │ │ │ │ cmp r1, #0 │ │ │ │ - beq 3c99c │ │ │ │ - mov r0, sl │ │ │ │ - bl 24b6c │ │ │ │ + beq 3d548 │ │ │ │ + mov r0, fp │ │ │ │ + bl 24a98 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 3c980 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - b 3c7f4 │ │ │ │ - mov sl, r0 │ │ │ │ + bne 3d6f4 │ │ │ │ + b 3d548 │ │ │ │ + mov fp, r0 │ │ │ │ mov r1, #80 @ 0x50 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - bl 254a8 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ + bl 253d4 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ mov r1, #0 │ │ │ │ - str r0, [r3] │ │ │ │ - add r0, r0, sl │ │ │ │ - bl 24368 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - ldr r3, [r3] │ │ │ │ - add sl, r3, sl │ │ │ │ - b 3c854 │ │ │ │ - add fp, r2, #3 │ │ │ │ - add fp, fp, fp, lsl #2 │ │ │ │ - lsl r1, fp, #3 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - ldr r0, [sp, #28] │ │ │ │ - sub sl, r1, #80 @ 0x50 │ │ │ │ - b 3c9ac │ │ │ │ - add r2, fp, #4 │ │ │ │ - b 3c8e8 │ │ │ │ - mov fp, r5 │ │ │ │ - lsl r2, fp, #2 │ │ │ │ - ldr r5, [sp, #24] │ │ │ │ - b 3c8e8 │ │ │ │ - ldr r4, [sp, #28] │ │ │ │ - b 3c5ec │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eorseq r1, r0, r0, asr pc │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - andseq pc, r8, r0, lsr #30 │ │ │ │ - andseq pc, r8, ip, ror #28 │ │ │ │ - andseq pc, r8, r8, lsl #27 │ │ │ │ - andseq pc, r8, r0, ror ip @ │ │ │ │ - eorseq r1, r0, r4, lsl ip │ │ │ │ - @ instruction: 0x0018fbb8 │ │ │ │ - mulseq r8, r0, ip │ │ │ │ - andseq pc, r8, r8, lsl #24 │ │ │ │ - andseq pc, r8, r4, lsr #24 │ │ │ │ - andseq pc, r8, r8, asr #19 │ │ │ │ - andseq r0, r9, r0, lsl #28 │ │ │ │ - @ instruction: 0x0018f9fc │ │ │ │ - @ instruction: 0x0018f9d0 │ │ │ │ + str r0, [r5] │ │ │ │ + add r0, r0, fp │ │ │ │ + bl 242a0 │ │ │ │ + ldr r3, [r5] │ │ │ │ + add fp, r3, fp │ │ │ │ + b 3d5a0 │ │ │ │ + add lr, lr, #3 │ │ │ │ + add lr, lr, lr, lsl #2 │ │ │ │ + lsl r1, lr, #3 │ │ │ │ + sub fp, r1, #80 @ 0x50 │ │ │ │ + b 3d71c │ │ │ │ + add sl, sl, #4 │ │ │ │ + b 3d678 │ │ │ │ + lsl sl, sl, #2 │ │ │ │ + b 3d678 │ │ │ │ + ldr fp, [sp, #28] │ │ │ │ + b 3d324 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eorseq r1, r2, ip, lsl r2 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + andseq r1, sl, r4, lsr #8 │ │ │ │ + andseq r1, sl, r4, ror r3 │ │ │ │ + mulseq sl, r8, r2 │ │ │ │ + andseq r1, sl, r4, ror r1 │ │ │ │ + eorseq r0, r2, r8, ror #29 │ │ │ │ + andseq r1, sl, r8, lsr #1 │ │ │ │ + andseq r1, sl, r8, lsl #3 │ │ │ │ + andseq r1, sl, r4, lsl r1 │ │ │ │ + andseq r0, sl, r0, asr #29 │ │ │ │ + @ instruction: 0x001a22f0 │ │ │ │ + andseq r0, sl, r8, lsr pc │ │ │ │ + andseq r0, sl, r4, asr #29 │ │ │ │ + andseq r0, sl, ip, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r3, [pc, #136] @ 3caf8 │ │ │ │ + ldr r3, [pc, #148] @ 3d860 │ │ │ │ mov r2, #0 │ │ │ │ - add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r0, [r3, #1068] @ 0x42c │ │ │ │ str r2, [r3, #1028] @ 0x404 │ │ │ │ str r2, [r3, #1032] @ 0x408 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 3cae4 │ │ │ │ + beq 3d84c │ │ │ │ mov r0, r4 │ │ │ │ - bl 21f74 │ │ │ │ + bl 21edc │ │ │ │ mov r4, r0 │ │ │ │ - ldr r5, [pc, #88] @ 3cafc │ │ │ │ + ldr r5, [pc, #100] @ 3d864 │ │ │ │ mov r0, r4 │ │ │ │ add r5, pc, r5 │ │ │ │ str r4, [r5, #1068] @ 0x42c │ │ │ │ - bl 39da8 │ │ │ │ - ldr r1, [pc, #72] @ 3cb00 │ │ │ │ - add r1, pc, r1 │ │ │ │ + bl 3a8c8 │ │ │ │ + ldr r1, [pc, #84] @ 3d868 │ │ │ │ ldr r3, [r0] │ │ │ │ mov r0, r4 │ │ │ │ + add r1, pc, r1 │ │ │ │ str r3, [r5, #1028] @ 0x404 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - popeq {r4, r5, r6, pc} │ │ │ │ + beq 3d83c │ │ │ │ mov r0, #0 │ │ │ │ - bl 39da8 │ │ │ │ + bl 3a8c8 │ │ │ │ ldr r3, [r0] │ │ │ │ str r3, [r5, #1032] @ 0x408 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - ldr r0, [pc, #24] @ 3cb04 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r0, [pc, #24] @ 3d86c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 21f74 │ │ │ │ + bl 21edc │ │ │ │ mov r4, r0 │ │ │ │ - b 3ca9c │ │ │ │ - eorseq ip, r0, ip, rrx │ │ │ │ - eorseq ip, r0, r8, lsr r0 │ │ │ │ - ldrsheq r3, [ip], -r8 │ │ │ │ - andseq r3, ip, r4, asr #1 │ │ │ │ - ldr r3, [pc, #8] @ 3cb18 │ │ │ │ + b 3d7f8 │ │ │ │ + eorseq fp, r2, ip, lsl #6 │ │ │ │ + ldrsbteq fp, [r2], -ip │ │ │ │ + andseq r4, sp, r4, ror #11 │ │ │ │ + andseq r4, sp, ip, lsr #11 │ │ │ │ + ldr r3, [pc, #8] @ 3d880 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #1068] @ 0x42c │ │ │ │ bx lr │ │ │ │ - ldrsbteq fp, [r0], -r0 │ │ │ │ + eorseq fp, r2, r8, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, lr} │ │ │ │ + strd r4, [sp, #-12]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #8] │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ - ldr r3, [pc, #684] @ 3cde0 │ │ │ │ - ldr r2, [pc, #684] @ 3cde4 │ │ │ │ + ldr r3, [pc, #700] @ 3db5c │ │ │ │ + sub sp, sp, #148 @ 0x94 │ │ │ │ + ldr r1, [pc, #696] @ 3db60 │ │ │ │ + ldr r2, [pc, #696] @ 3db64 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3] │ │ │ │ - ldr r3, [pc, #676] @ 3cde8 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - sub sp, sp, #148 @ 0x94 │ │ │ │ - ldr r3, [r3] │ │ │ │ - str r3, [sp, #140] @ 0x8c │ │ │ │ - mov r3, #0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r5, [pc, #684] @ 3db68 │ │ │ │ + ldr r2, [r1, r2] │ │ │ │ ldrb r3, [r4] │ │ │ │ - ldr r5, [pc, #648] @ 3cdec │ │ │ │ - cmp r3, #47 @ 0x2f │ │ │ │ add r5, pc, r5 │ │ │ │ - bne 3cc94 │ │ │ │ + ldr r2, [r2] │ │ │ │ + str r2, [sp, #140] @ 0x8c │ │ │ │ + mov r2, #0 │ │ │ │ + cmp r3, #47 @ 0x2f │ │ │ │ + bne 3d9f4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3c344 │ │ │ │ - ldr r3, [pc, #628] @ 3cdf0 │ │ │ │ + bl 3d078 │ │ │ │ + ldr r3, [pc, #644] @ 3db6c │ │ │ │ + cmp r0, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 3cc80 │ │ │ │ + bne 3d9e0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 3cb98 │ │ │ │ + beq 3d904 │ │ │ │ mov r0, r4 │ │ │ │ - bl 24c8c │ │ │ │ - ldr r0, [pc, #596] @ 3cdf4 │ │ │ │ + bl 24bb8 │ │ │ │ + ldr r0, [pc, #612] @ 3db70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 3c344 │ │ │ │ + bl 3d078 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 3cd60 │ │ │ │ - ldr r3, [pc, #580] @ 3cdf8 │ │ │ │ + beq 3dadc │ │ │ │ + ldr r3, [pc, #596] @ 3db74 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 3cd1c │ │ │ │ - ldr r3, [pc, #564] @ 3cdfc │ │ │ │ + bne 3da7c │ │ │ │ + ldr r3, [pc, #580] @ 3db78 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 3cce4 │ │ │ │ - ldr r3, [pc, #548] @ 3ce00 │ │ │ │ + bne 3da44 │ │ │ │ + ldr r3, [pc, #564] @ 3db7c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #1076] @ 0x434 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 3cca8 │ │ │ │ - ldr r3, [pc, #532] @ 3ce04 │ │ │ │ + bne 3da08 │ │ │ │ + ldr r3, [pc, #548] @ 3db80 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #1084] @ 0x43c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 3cc54 │ │ │ │ + beq 3d9ac │ │ │ │ add r1, sp, #16 │ │ │ │ - bl 22b44 <__stat64_time64@plt> │ │ │ │ - ldr r4, [pc, #508] @ 3ce08 │ │ │ │ - add r4, pc, r4 │ │ │ │ + bl 22aa0 <__stat64_time64@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - ldreq r1, [sp, #32] │ │ │ │ movne r1, #0 │ │ │ │ - andeq r1, r1, #61440 @ 0xf000 │ │ │ │ - subeq r1, r1, #4096 @ 0x1000 │ │ │ │ - clzeq r1, r1 │ │ │ │ - lsreq r1, r1, #5 │ │ │ │ - lsleq r1, r1, #1 │ │ │ │ + beq 3dac0 │ │ │ │ + ldr r4, [pc, #512] @ 3db84 │ │ │ │ + add r4, pc, r4 │ │ │ │ ldr r0, [r4, #1084] @ 0x43c │ │ │ │ - bl 2414c <__open64_2@plt> │ │ │ │ + bl 24084 <__open64_2@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - blt 3cda8 │ │ │ │ - ldr r3, [pc, #456] @ 3ce0c │ │ │ │ + blt 3db24 │ │ │ │ + ldr r3, [pc, #492] @ 3db88 │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [r5, r3] │ │ │ │ mov r1, #1 │ │ │ │ + ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 3a164 │ │ │ │ - ldr r2, [pc, #436] @ 3ce10 │ │ │ │ - ldr r3, [pc, #392] @ 3cde8 │ │ │ │ + bl 3ace0 │ │ │ │ + ldr r2, [pc, #472] @ 3db8c │ │ │ │ + ldr r3, [pc, #428] @ 3db64 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 3cddc │ │ │ │ + bne 3db58 │ │ │ │ add sp, sp, #148 @ 0x94 │ │ │ │ - pop {r4, r5, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #8 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ cmp r3, r4 │ │ │ │ - beq 3cbac │ │ │ │ + beq 3d918 │ │ │ │ mov r0, r4 │ │ │ │ - bl 24c8c │ │ │ │ - b 3cbac │ │ │ │ + bl 24bb8 │ │ │ │ + b 3d918 │ │ │ │ mov r0, r4 │ │ │ │ - bl ad6fc │ │ │ │ + bl b3690 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 3cc54 │ │ │ │ - b 3cb6c │ │ │ │ + beq 3d9ac │ │ │ │ + b 3d8d8 │ │ │ │ ldr r0, [r3, #1080] @ 0x438 │ │ │ │ - bl 44a54 │ │ │ │ + bl 45dec │ │ │ │ cmp r0, #0 │ │ │ │ - blt 3cd78 │ │ │ │ - ldr r2, [pc, #332] @ 3ce0c │ │ │ │ - ldr r3, [pc, #336] @ 3ce14 │ │ │ │ + blt 3daf4 │ │ │ │ + ldr r2, [pc, #360] @ 3db88 │ │ │ │ + mov r1, #1 │ │ │ │ + ldr r3, [pc, #360] @ 3db90 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - mov r1, #1 │ │ │ │ mov r3, r2 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ - bl 3a444 │ │ │ │ - b 3cbe8 │ │ │ │ - bl 8cf00 │ │ │ │ - cmp r0, #0 │ │ │ │ - ble 3cbd4 │ │ │ │ - ldr r2, [pc, #288] @ 3ce18 │ │ │ │ - ldr r3, [pc, #288] @ 3ce1c │ │ │ │ + bl 3b010 │ │ │ │ + b 3d954 │ │ │ │ + bl 91484 │ │ │ │ + cmp r0, #0 │ │ │ │ + ble 3d940 │ │ │ │ + ldr r2, [pc, #316] @ 3db94 │ │ │ │ + mov r1, #0 │ │ │ │ + ldr r3, [pc, #312] @ 3db98 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - mov r1, #0 │ │ │ │ mov r3, r2 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ - bl 3a164 │ │ │ │ - b 3cbd4 │ │ │ │ - ldr r3, [pc, #252] @ 3ce20 │ │ │ │ + bl 3ace0 │ │ │ │ + b 3d940 │ │ │ │ + ldr r3, [pc, #280] @ 3db9c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #1072] @ 0x430 │ │ │ │ - bl 847b8 │ │ │ │ + bl 88674 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 3cd90 │ │ │ │ - ldr r2, [pc, #208] @ 3ce0c │ │ │ │ - ldr r3, [pc, #228] @ 3ce24 │ │ │ │ + blt 3db0c │ │ │ │ + ldr r2, [pc, #236] @ 3db88 │ │ │ │ + mov r1, #1 │ │ │ │ + ldr r3, [pc, #252] @ 3dba0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - mov r1, #1 │ │ │ │ mov r3, r2 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ - bl 3a444 │ │ │ │ - b 3cbc0 │ │ │ │ - ldr r2, [pc, #192] @ 3ce28 │ │ │ │ + bl 3b010 │ │ │ │ + b 3d92c │ │ │ │ + ldr r1, [sp, #32] │ │ │ │ + and r1, r1, #61440 @ 0xf000 │ │ │ │ + sub r1, r1, #4096 @ 0x1000 │ │ │ │ + clz r1, r1 │ │ │ │ + lsr r1, r1, #5 │ │ │ │ + lsl r1, r1, #1 │ │ │ │ + b 3d97c │ │ │ │ + ldr r2, [pc, #192] @ 3dba4 │ │ │ │ mov r1, #6 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #28 │ │ │ │ - bl ab6e0 │ │ │ │ - b 3cbac │ │ │ │ - ldr r2, [pc, #172] @ 3ce2c │ │ │ │ - mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r0, #28 │ │ │ │ - bl ab6e0 │ │ │ │ - b 3cbe8 │ │ │ │ - ldr r2, [pc, #152] @ 3ce30 │ │ │ │ + bl b155c │ │ │ │ + b 3d918 │ │ │ │ + ldr r2, [pc, #172] @ 3dba8 │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #28 │ │ │ │ - bl ab6e0 │ │ │ │ - b 3cbc0 │ │ │ │ - bl 23b70 <__errno_location@plt> │ │ │ │ - ldr r4, [r4, #1084] @ 0x43c │ │ │ │ - ldr r0, [r0] │ │ │ │ - bl 23a8c │ │ │ │ - ldr r2, [pc, #116] @ 3ce34 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 3d954 │ │ │ │ + ldr r2, [pc, #152] @ 3dbac │ │ │ │ mov r1, #1 │ │ │ │ + mov r0, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r3, r4 │ │ │ │ + bl b155c │ │ │ │ + b 3d92c │ │ │ │ + bl 23aa8 <__errno_location@plt> │ │ │ │ + ldr r0, [r0] │ │ │ │ + ldr r4, [r4, #1084] @ 0x43c │ │ │ │ + bl 239c4 │ │ │ │ + ldr r2, [pc, #116] @ 3dbb0 │ │ │ │ mov ip, r0 │ │ │ │ - str ip, [sp] │ │ │ │ + mov r1, #1 │ │ │ │ mov r0, #28 │ │ │ │ - bl ab6e0 │ │ │ │ - b 3cc54 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eorseq r3, r0, r8, ror #20 │ │ │ │ - eorseq r1, r0, r0, lsl #15 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eorseq r1, r0, ip, asr r7 │ │ │ │ - eorseq r3, r0, r4, lsr #20 │ │ │ │ - andseq pc, r8, r4, lsr r8 @ │ │ │ │ - ldrsbteq r3, [r0], -r0 │ │ │ │ - ldrhteq r3, [r0], -ip │ │ │ │ - eorseq fp, r0, r4, lsl #30 │ │ │ │ - ldrshteq fp, [r0], -r0 │ │ │ │ - ldrsbteq fp, [r0], -r4 │ │ │ │ - andeq r1, r0, r8, asr #12 │ │ │ │ - eorseq r1, r0, r4, ror #12 │ │ │ │ - muleq r0, ip, r7 │ │ │ │ - ldrdeq r1, [r0], -r0 │ │ │ │ - strdeq r1, [r0], -r4 │ │ │ │ - ldrhteq fp, [r0], -ip │ │ │ │ - @ instruction: 0x00001ab4 │ │ │ │ - andseq pc, r8, r0, lsl #13 │ │ │ │ - @ instruction: 0x0018f6b8 │ │ │ │ - andseq pc, r8, r4, lsl #13 │ │ │ │ - mulseq r8, r4, r6 │ │ │ │ + str ip, [sp] │ │ │ │ + mov r3, r4 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 3d9ac │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + ldrshteq r2, [r2], -r4 │ │ │ │ + eorseq r0, r2, r0, lsr #20 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq r0, r2, r0, lsl sl │ │ │ │ + ldrhteq r2, [r2], -r4 │ │ │ │ + andseq r0, sl, r8, lsl sp │ │ │ │ + eorseq r2, r2, r4, ror #24 │ │ │ │ + eorseq r2, r2, r0, asr ip │ │ │ │ + mlaseq r2, r8, r1, fp │ │ │ │ + eorseq fp, r2, r4, lsl #3 │ │ │ │ + eorseq fp, r2, ip, asr r1 │ │ │ │ + andeq r1, r0, r4, lsr r6 │ │ │ │ + eorseq r0, r2, ip, lsl r9 │ │ │ │ + andeq r1, r0, r8, lsl #15 │ │ │ │ + @ instruction: 0x00001abc │ │ │ │ + andeq r1, r0, r0, ror #13 │ │ │ │ + eorseq fp, r2, ip, asr r0 │ │ │ │ + andeq r1, r0, r0, lsr #21 │ │ │ │ + andseq r0, sl, r0, asr fp │ │ │ │ + andseq r0, sl, r8, lsl #23 │ │ │ │ + andseq r0, sl, r4, asr fp │ │ │ │ + andseq r0, sl, r8, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ - str r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r6, [pc, #412] @ 3cfec │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ + str r0, [ip, #4056] @ 0xfd8 │ │ │ │ + ldr r6, [pc, #440] @ 3dd94 │ │ │ │ + sub sp, sp, #4 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, #332] @ 0x14c │ │ │ │ cmp r3, #0 │ │ │ │ addne r4, r6, #336 @ 0x150 │ │ │ │ movne r5, #0 │ │ │ │ - beq 3ce8c │ │ │ │ + beq 3dc1c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 3ce78 │ │ │ │ + beq 3dc08 │ │ │ │ ldr r0, [r4] │ │ │ │ blx r3 │ │ │ │ ldr r3, [r6, #332] @ 0x14c │ │ │ │ add r5, r5, #1 │ │ │ │ - cmp r3, r5 │ │ │ │ add r4, r4, #28 │ │ │ │ - bhi 3ce64 │ │ │ │ - ldr r6, [pc, #348] @ 3cff0 │ │ │ │ + cmp r3, r5 │ │ │ │ + bhi 3dbf4 │ │ │ │ + ldr r6, [pc, #372] @ 3dd98 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ addne r4, r6, #52 @ 0x34 │ │ │ │ movne r5, #0 │ │ │ │ - beq 3ced0 │ │ │ │ + beq 3dc60 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 3cebc │ │ │ │ + beq 3dc4c │ │ │ │ ldr r0, [r4] │ │ │ │ blx r3 │ │ │ │ ldr r3, [r6, #48] @ 0x30 │ │ │ │ add r5, r5, #1 │ │ │ │ - cmp r3, r5 │ │ │ │ add r4, r4, #28 │ │ │ │ - bhi 3cea8 │ │ │ │ - ldr r7, [pc, #284] @ 3cff4 │ │ │ │ + cmp r3, r5 │ │ │ │ + bhi 3dc38 │ │ │ │ + ldr r7, [pc, #308] @ 3dd9c │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [r7] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 3cf3c │ │ │ │ + beq 3dccc │ │ │ │ ldr r6, [r5] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 3cf1c │ │ │ │ + beq 3dcac │ │ │ │ ldr r0, [r6, #36] @ 0x24 │ │ │ │ cmp r0, #0 │ │ │ │ movne r4, r6 │ │ │ │ - beq 3cf14 │ │ │ │ - bl 24c8c │ │ │ │ + beq 3dca4 │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [r4, #76] @ 0x4c │ │ │ │ add r4, r4, #40 @ 0x28 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 3cf00 │ │ │ │ + bne 3dc90 │ │ │ │ mov r0, r6 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [r5, #8] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ cmp r5, #0 │ │ │ │ str r5, [r7] │ │ │ │ - bne 3cee4 │ │ │ │ - ldr r6, [pc, #180] @ 3cff8 │ │ │ │ + bne 3dc74 │ │ │ │ + ldr r7, [pc, #204] @ 3dda0 │ │ │ │ mov r3, #0 │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr sl, [r6, #620] @ 0x26c │ │ │ │ - str r3, [r6] │ │ │ │ - cmp sl, r3 │ │ │ │ - beq 3cfe4 │ │ │ │ - ldr r5, [r6, #1048] @ 0x418 │ │ │ │ - ldr r7, [pc, #152] @ 3cffc │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr fp, [r7, #620] @ 0x26c │ │ │ │ + str r3, [r7] │ │ │ │ + cmp fp, r3 │ │ │ │ + beq 3dd74 │ │ │ │ + ldr r5, [r7, #1048] @ 0x418 │ │ │ │ + movw r8, #34079 @ 0x851f │ │ │ │ + movt r8, #20971 @ 0x51eb │ │ │ │ + mov r9, #100 @ 0x64 │ │ │ │ add r3, r5, #1 │ │ │ │ - umull r1, r2, r7, r3 │ │ │ │ - add r5, r6, r5, lsl #2 │ │ │ │ - ldr r9, [r5, #628] @ 0x274 │ │ │ │ + add r5, r7, r5, lsl #2 │ │ │ │ + sub fp, fp, #1 │ │ │ │ + umull r1, r2, r8, r3 │ │ │ │ + ldr sl, [r5, #628] @ 0x274 │ │ │ │ + str fp, [r7, #620] @ 0x26c │ │ │ │ lsr r5, r2, #5 │ │ │ │ - add r5, r5, r5, lsl #2 │ │ │ │ - add r5, r5, r5, lsl #2 │ │ │ │ - sub sl, sl, #1 │ │ │ │ - sub r5, r3, r5, lsl #2 │ │ │ │ - cmp r9, #0 │ │ │ │ - str sl, [r6, #620] @ 0x26c │ │ │ │ - str r5, [r6, #1048] @ 0x418 │ │ │ │ - beq 3cfe4 │ │ │ │ - mov r4, r9 │ │ │ │ - add r8, r9, #48 @ 0x30 │ │ │ │ - b 3cfac │ │ │ │ + cmp sl, #0 │ │ │ │ + mls r5, r9, r5, r3 │ │ │ │ + str r5, [r7, #1048] @ 0x418 │ │ │ │ + beq 3dd74 │ │ │ │ + mov r4, sl │ │ │ │ + add r6, sl, #48 @ 0x30 │ │ │ │ + b 3dd3c │ │ │ │ add r4, r4, #8 │ │ │ │ - cmp r4, r8 │ │ │ │ - beq 3cfd4 │ │ │ │ + cmp r4, r6 │ │ │ │ + beq 3dd64 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmn r3, #1 │ │ │ │ - beq 3cfd4 │ │ │ │ + beq 3dd64 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 3cfa0 │ │ │ │ + bne 3dd30 │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ add r4, r4, #8 │ │ │ │ - bl 24c8c │ │ │ │ - cmp r4, r8 │ │ │ │ - bne 3cfac │ │ │ │ - mov r0, r9 │ │ │ │ - bl 24c8c │ │ │ │ - cmp sl, #0 │ │ │ │ - bne 3cf60 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 33f7c │ │ │ │ - mlaseq r0, r0, ip, fp │ │ │ │ - eorseq fp, r0, ip, asr #24 │ │ │ │ - eorseq fp, r0, r8, lsl #24 │ │ │ │ - mlaseq r0, r8, fp, fp │ │ │ │ - mvnpl r8, pc, lsl r5 │ │ │ │ - ldr r1, [pc, #4] @ 3d00c │ │ │ │ + bl 24bb8 │ │ │ │ + cmp r4, r6 │ │ │ │ + bne 3dd3c │ │ │ │ + mov r0, sl │ │ │ │ + bl 24bb8 │ │ │ │ + cmp fp, #0 │ │ │ │ + bne 3dcf8 │ │ │ │ + add sp, sp, #4 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + ldr lr, [sp, #32] │ │ │ │ + add sp, sp, #36 @ 0x24 │ │ │ │ + b 345e8 │ │ │ │ + eorseq sl, r2, r0, lsl #30 │ │ │ │ + ldrhteq sl, [r2], -ip │ │ │ │ + eorseq sl, r2, r8, ror lr │ │ │ │ + eorseq sl, r2, r8, lsl #28 │ │ │ │ + ldr r1, [pc, #4] @ 3ddb0 │ │ │ │ add r1, pc, r1 │ │ │ │ - b a5d34 │ │ │ │ - ldrdeq sl, [pc], -r4 @ │ │ │ │ + b ab56c │ │ │ │ + eorseq sl, r1, r0, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 3b2d8 │ │ │ │ + bl 3bf78 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 3d0a0 │ │ │ │ + beq 3de58 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #2 │ │ │ │ - beq 3d050 │ │ │ │ + beq 3ddfc │ │ │ │ sub r3, r3, #5 │ │ │ │ cmp r3, #2 │ │ │ │ - bhi 3d058 │ │ │ │ + bhi 3de10 │ │ │ │ + ldrd r4, [sp] │ │ │ │ mov r0, #1 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ - bl 3b2d8 │ │ │ │ + bl 3bf78 │ │ │ │ subs r5, r0, #0 │ │ │ │ movne r4, r5 │ │ │ │ addne r6, r5, #48 @ 0x30 │ │ │ │ - beq 3d0a0 │ │ │ │ + beq 3de58 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmn r3, #1 │ │ │ │ - beq 3d098 │ │ │ │ + beq 3de50 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 3d0a8 │ │ │ │ + beq 3de6c │ │ │ │ add r4, r4, #8 │ │ │ │ cmp r4, r6 │ │ │ │ - bne 3d078 │ │ │ │ + bne 3de30 │ │ │ │ mov r0, r5 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ + ldrd r4, [sp] │ │ │ │ mov r0, #0 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ - bl 24c8c │ │ │ │ - b 3d08c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + bl 24bb8 │ │ │ │ + b 3de44 │ │ │ │ bx lr │ │ │ │ - ldr r3, [pc, #176] @ 3d174 │ │ │ │ - ldr r2, [pc, #176] @ 3d178 │ │ │ │ - ldr r1, [pc, #176] @ 3d17c │ │ │ │ + ldr r3, [pc, #156] @ 3df20 │ │ │ │ + ldr r0, [pc, #156] @ 3df24 │ │ │ │ + ldr r1, [pc, #156] @ 3df28 │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #152] @ 3df2c │ │ │ │ + ldr r0, [r3, r0] │ │ │ │ ldr r1, [r3, r1] │ │ │ │ - ldr r0, [r3, r2] │ │ │ │ - ldr r2, [r1] │ │ │ │ - ldr ip, [r0, #24] │ │ │ │ - ldr r1, [pc, #156] @ 3d180 │ │ │ │ - sub r2, r2, ip │ │ │ │ - vmov s15, r2 │ │ │ │ - ldr r2, [r3, r1] │ │ │ │ - vldr s13, [pc, #124] @ 3d170 │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ + ldr r2, [r3, r2] │ │ │ │ + ldr r3, [r0] │ │ │ │ + ldr r0, [r1, #24] │ │ │ │ ldr r2, [r2] │ │ │ │ + vldr s13, [pc, #108] @ 3df1c │ │ │ │ + sub r3, r3, r0 │ │ │ │ + vmov s15, r3 │ │ │ │ cmp r2, #0 │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ vdiv.f32 s14, s15, s13 │ │ │ │ - blt 3d168 │ │ │ │ + blt 3df14 │ │ │ │ vcmpe.f32 s14, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bls 3d160 │ │ │ │ - mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ - sub ip, sp, ip │ │ │ │ - str r0, [ip, #4088] @ 0xff8 │ │ │ │ - ldr r3, [pc, #92] @ 3d184 │ │ │ │ - ldr r4, [r0, #16] │ │ │ │ + bls 3df0c │ │ │ │ + ldr r3, [pc, #88] @ 3df30 │ │ │ │ + ldr r0, [r1, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ - mov r1, r4 │ │ │ │ lsl r3, r3, #2 │ │ │ │ vmov s15, r3 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vmul.f32 s15, s15, s14 │ │ │ │ vcvt.s32.f32 s15, s15 │ │ │ │ - vmov r0, s15 │ │ │ │ - blx 1c6508 │ │ │ │ - mul r0, r0, r4 │ │ │ │ + vmov r3, s15 │ │ │ │ + sdiv r3, r3, r0 │ │ │ │ + mul r0, r3, r0 │ │ │ │ cmp r0, #32000 @ 0x7d00 │ │ │ │ movge r0, #32000 @ 0x7d00 │ │ │ │ - pop {r4, pc} │ │ │ │ + bx lr │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #32000 @ 0x7d00 │ │ │ │ bx lr │ │ │ │ strmi ip, [pc, r0, lsl #16]! │ │ │ │ - ldrshteq r1, [r0], -r8 │ │ │ │ - andeq r1, r0, r4, asr #12 │ │ │ │ - strdeq r1, [r0], -ip │ │ │ │ - ldrdeq r1, [r0], -r4 │ │ │ │ - ldrshteq fp, [r0], -r4 │ │ │ │ - vldr s0, [pc] @ 3d190 │ │ │ │ + eorseq r0, r2, r8, asr #8 │ │ │ │ + andeq r1, r0, r8, ror #15 │ │ │ │ + andeq r1, r0, r0, lsr r6 │ │ │ │ + andeq r1, r0, r0, asr #13 │ │ │ │ + eorseq fp, r2, r4, asr #32 │ │ │ │ + vldr s0, [pc] @ 3df3c │ │ │ │ bx lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ - mov r6, r0 │ │ │ │ - ldr r0, [pc, #256] @ 3d2b0 │ │ │ │ + ldr r3, [pc, #280] @ 3e07c │ │ │ │ mov r5, r1 │ │ │ │ - mov r7, r1 │ │ │ │ - ldr r1, [pc, #248] @ 3d2b4 │ │ │ │ - ldr r3, [pc, #248] @ 3d2b8 │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [r0, r1] │ │ │ │ - ldr r2, [pc, r3] │ │ │ │ sub sp, sp, #16 │ │ │ │ - mov r3, #4 │ │ │ │ + mov r2, #4 │ │ │ │ + mov r6, r0 │ │ │ │ + ldr ip, [pc, #264] @ 3e080 │ │ │ │ + mov r7, r5 │ │ │ │ + ldr r1, [pc, #260] @ 3e084 │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r1, [ip, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, #0 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - strh r3, [sp, #8] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + strh r2, [sp, #8] │ │ │ │ cmp r7, #0 │ │ │ │ - bgt 3d21c │ │ │ │ - ldr r2, [pc, #200] @ 3d2bc │ │ │ │ - ldr r3, [pc, #188] @ 3d2b4 │ │ │ │ + bgt 3dfe8 │ │ │ │ + ldr r2, [pc, #216] @ 3e088 │ │ │ │ + ldr r3, [pc, #208] @ 3e084 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 3d2ac │ │ │ │ + bne 3e078 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #16 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r8, [pc, #156] @ 3d2c0 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r8, [pc, #156] @ 3e08c │ │ │ │ add r4, sp, #4 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r2, #1 │ │ │ │ - mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 21f44 │ │ │ │ + mov r1, r2 │ │ │ │ + bl 21eac │ │ │ │ cmp r0, #0 │ │ │ │ - beq 3d228 │ │ │ │ + beq 3dff4 │ │ │ │ ldrh r3, [sp, #10] │ │ │ │ tst r3, #4 │ │ │ │ - beq 3d270 │ │ │ │ + beq 3e03c │ │ │ │ ldr r0, [r8] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ - bl 23888 │ │ │ │ + bl 237c0 │ │ │ │ cmp r0, #0 │ │ │ │ - ble 3d27c │ │ │ │ + ble 3e048 │ │ │ │ sub r7, r7, r0 │ │ │ │ add r6, r6, r0 │ │ │ │ - b 3d1e4 │ │ │ │ + b 3dfa0 │ │ │ │ mov r0, #1000 @ 0x3e8 │ │ │ │ - bl 23624 │ │ │ │ - b 3d228 │ │ │ │ - bl 23b70 <__errno_location@plt> │ │ │ │ + bl 23568 │ │ │ │ + b 3dff4 │ │ │ │ + bl 23aa8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ - bl 23a8c │ │ │ │ - ldr r2, [pc, #52] @ 3d2c4 │ │ │ │ - mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ + bl 239c4 │ │ │ │ + ldr r2, [pc, #52] @ 3e090 │ │ │ │ mov r3, r0 │ │ │ │ + mov r1, #1 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r0, #0 │ │ │ │ - bl 23624 │ │ │ │ - b 3d228 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eorseq r1, r0, r4, lsl #2 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - ldrsbteq r3, [r0], -ip │ │ │ │ - eorseq r1, r0, ip, asr #1 │ │ │ │ - eorseq r3, r0, ip, ror r3 │ │ │ │ - andseq pc, r8, r8, lsl r7 @ │ │ │ │ + bl 23568 │ │ │ │ + b 3dff4 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eorseq r2, r2, r4, lsr #12 │ │ │ │ + eorseq r0, r2, ip, asr #6 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq r0, r2, r0, lsr #6 │ │ │ │ + ldrhteq r2, [r2], -r0 │ │ │ │ + mulseq sl, r4, fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - ldr r3, [pc, #32] @ 3d300 │ │ │ │ + ldr r3, [pc, #40] @ 3e0d8 │ │ │ │ ldr r0, [pc, r3] │ │ │ │ cmp r0, #0 │ │ │ │ - blt 3d2ec │ │ │ │ - bl 21cec │ │ │ │ - ldr r3, [pc, #16] @ 3d304 │ │ │ │ + blt 3e0bc │ │ │ │ + bl 21c54 │ │ │ │ + ldr r3, [pc, #24] @ 3e0dc │ │ │ │ mvn r2, #0 │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3] │ │ │ │ - pop {r4, pc} │ │ │ │ - eorseq r3, r0, r4, asr #5 │ │ │ │ - eorseq r3, r0, ip, lsr #5 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldrshteq r2, [r2], -r4 │ │ │ │ + ldrsbteq r2, [r2], -r4 │ │ │ │ cmp r0, #4 │ │ │ │ - beq 3d3a4 │ │ │ │ + beq 3e18c │ │ │ │ cmp r0, #5 │ │ │ │ - bne 3d39c │ │ │ │ + bne 3e184 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - ldr lr, [pc, #248] @ 3d428 │ │ │ │ + ldr lr, [pc, #268] @ 3e218 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [lr] │ │ │ │ cmp r0, #0 │ │ │ │ - blt 3d410 │ │ │ │ - vldr s14, [r1, #4] │ │ │ │ + blt 3e1fc │ │ │ │ vldr s12, [r1] │ │ │ │ add r2, lr, #4 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - vldr d5, [pc, #204] @ 3d420 │ │ │ │ + vldr s14, [r1, #4] │ │ │ │ + movw r1, #28430 @ 0x6f0e │ │ │ │ + movt r1, #16392 @ 0x4008 │ │ │ │ + vldr d16, [pc, #220] @ 3e210 │ │ │ │ vcvt.f64.f32 d6, s12 │ │ │ │ - ldr r1, [pc, #208] @ 3d42c │ │ │ │ - vmul.f64 d7, d7, d5 │ │ │ │ - vmul.f64 d6, d6, d5 │ │ │ │ + vcvt.f64.f32 d7, s14 │ │ │ │ + vmul.f64 d6, d6, d16 │ │ │ │ + vmul.f64 d7, d7, d16 │ │ │ │ vcvt.u32.f64 s15, d7 │ │ │ │ vmov r3, s15 │ │ │ │ vcvt.u32.f64 s15, d6 │ │ │ │ vmov ip, s15 │ │ │ │ cmp ip, #255 @ 0xff │ │ │ │ movcs ip, #255 @ 0xff │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ movcs r3, #255 @ 0xff │ │ │ │ str ip, [lr, #4] │ │ │ │ str r3, [lr, #8] │ │ │ │ - bl 21e78 <__ioctl_time64@plt> │ │ │ │ + bl 21de0 <__ioctl_time64@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - blt 3d3ec │ │ │ │ + blt 3e1d8 │ │ │ │ mov r0, #1 │ │ │ │ - pop {r4, pc} │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ - ldr r3, [pc, #132] @ 3d430 │ │ │ │ + ldr r3, [pc, #136] @ 3e21c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ - blt 3d418 │ │ │ │ - vldr s10, [r3, #8] │ │ │ │ - vldr s14, [r3, #4] │ │ │ │ + blt 3e204 │ │ │ │ + ldrd r2, [r3, #4] │ │ │ │ mov r0, #1 │ │ │ │ - vcvt.f64.u32 d5, s10 │ │ │ │ - vcvt.f64.u32 d7, s14 │ │ │ │ - vldr d4, [pc, #76] @ 3d420 │ │ │ │ - vdiv.f64 d6, d7, d4 │ │ │ │ - vdiv.f64 d7, d5, d4 │ │ │ │ - vcvt.f32.f64 s12, d6 │ │ │ │ + vldr d19, [pc, #96] @ 3e210 │ │ │ │ + vmov s15, r2 │ │ │ │ + vcvt.f64.u32 d16, s15 │ │ │ │ + vmov s15, r3 │ │ │ │ + vcvt.f64.u32 d18, s15 │ │ │ │ + vdiv.f64 d7, d16, d19 │ │ │ │ + vdiv.f64 d16, d18, d19 │ │ │ │ vcvt.f32.f64 s14, d7 │ │ │ │ - vstr s12, [r1] │ │ │ │ - vstr s14, [r1, #4] │ │ │ │ + vcvt.f32.f64 s15, d16 │ │ │ │ + vstr s14, [r1] │ │ │ │ + vstr s15, [r1, #4] │ │ │ │ bx lr │ │ │ │ - bl 23b70 <__errno_location@plt> │ │ │ │ + bl 23aa8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ - bl 23a8c │ │ │ │ - ldr r2, [pc, #52] @ 3d434 │ │ │ │ - mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ + bl 239c4 │ │ │ │ + ldr r2, [pc, #52] @ 3e220 │ │ │ │ mov r3, r0 │ │ │ │ + mov r1, #1 │ │ │ │ mov r0, #4 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mvn r0, #1 │ │ │ │ - pop {r4, pc} │ │ │ │ + b 3e178 │ │ │ │ mvn r0, #1 │ │ │ │ bx lr │ │ │ │ + nop {0} │ │ │ │ @ instruction: 0x47ae147b │ │ │ │ andmi r7, r4, r1, ror #21 │ │ │ │ - eorseq r3, r0, r4, ror r2 │ │ │ │ - andmi r6, r8, lr, lsl #30 │ │ │ │ - ldrshteq r3, [r0], -r8 │ │ │ │ - andseq pc, r8, r0, asr #11 │ │ │ │ + mlaseq r2, r8, r4, r2 │ │ │ │ + eorseq r2, r2, r0, lsl r4 │ │ │ │ + andseq r0, sl, ip, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r3, [pc, #136] @ 3d4d8 │ │ │ │ - ldr r2, [pc, #136] @ 3d4dc │ │ │ │ + ldr r3, [pc, #136] @ 3e2c8 │ │ │ │ + sub sp, sp, #16 │ │ │ │ + mov r4, r1 │ │ │ │ + ldr r2, [pc, #128] @ 3e2cc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ - sub sp, sp, #16 │ │ │ │ - ldr ip, [r2, #8] │ │ │ │ ldr r3, [r2, #24] │ │ │ │ - cmp ip, #192 @ 0xc0 │ │ │ │ - mov r4, r1 │ │ │ │ + ldr r2, [r2, #8] │ │ │ │ asr ip, r3, #31 │ │ │ │ str r3, [sp] │ │ │ │ - beq 3d4ac │ │ │ │ - ldr r3, [pc, #96] @ 3d4e0 │ │ │ │ + cmp r2, #192 @ 0xc0 │ │ │ │ + beq 3e2a4 │ │ │ │ + ldr r3, [pc, #96] @ 3e2d0 │ │ │ │ + mov r2, #160 @ 0xa0 │ │ │ │ str ip, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str r3, [sp, #8] │ │ │ │ - ldr r3, [pc, #80] @ 3d4e4 │ │ │ │ - mov r2, #160 @ 0xa0 │ │ │ │ + ldr r3, [pc, #76] @ 3e2d4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 155498 │ │ │ │ + bl 162d28 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ - pop {r4, pc} │ │ │ │ - ldr r3, [pc, #52] @ 3d4e8 │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r3, [pc, #44] @ 3e2d8 │ │ │ │ mov r2, #448 @ 0x1c0 │ │ │ │ + str ip, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #1 │ │ │ │ - str ip, [sp, #4] │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 1553b8 │ │ │ │ - mov r0, r4 │ │ │ │ - add sp, sp, #16 │ │ │ │ - pop {r4, pc} │ │ │ │ - eorseq r0, r0, r0, ror lr │ │ │ │ - andeq r1, r0, r4, asr #12 │ │ │ │ - mlaseq r0, ip, sl, fp │ │ │ │ - @ instruction: 0xfffffcf8 │ │ │ │ - @ instruction: 0xfffffcd8 │ │ │ │ + bl 162c2c │ │ │ │ + b 3e290 │ │ │ │ + eorseq r0, r2, r8, lsl #1 │ │ │ │ + andeq r1, r0, r0, lsr r6 │ │ │ │ + eorseq sl, r2, r8, lsr #25 │ │ │ │ + @ instruction: 0xfffffcb4 │ │ │ │ + @ instruction: 0xfffffc88 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + strd r4, [sp, #-32]! @ 0xffffffe0 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + str sl, [sp, #24] │ │ │ │ + str lr, [sp, #28] │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ - mvn r3, #0 │ │ │ │ + ldr r3, [pc, #1120] @ 3e764 │ │ │ │ sub sp, sp, #104 @ 0x68 │ │ │ │ - mov r5, r0 │ │ │ │ - ldr r0, [pc, #1068] @ 3d93c │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldr r3, [pc, #1064] @ 3d940 │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r3, [r0, r3] │ │ │ │ - mov r1, #0 │ │ │ │ + mvn r1, #0 │ │ │ │ + vmov.i32 q8, #0 @ 0x00000000 │ │ │ │ mov r6, r2 │ │ │ │ - mov r2, #36 @ 0x24 │ │ │ │ - add r0, sp, #32 │ │ │ │ + mov r2, #0 │ │ │ │ + str r1, [sp, #12] │ │ │ │ + mov r4, #1 │ │ │ │ + mov r9, #3 │ │ │ │ + ldr r1, [pc, #1088] @ 3e768 │ │ │ │ + mov r5, r0 │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #1080] @ 3e76c │ │ │ │ + str r3, [sp, #20] │ │ │ │ + ldr r3, [pc, #1076] @ 3e770 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [r1, r3] │ │ │ │ + add r1, sp, #20 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ mov r3, #0 │ │ │ │ - str r1, [sp, #16] │ │ │ │ - bl 24368 │ │ │ │ - ldr r2, [pc, #1020] @ 3d944 │ │ │ │ - ldr r8, [pc, #1020] @ 3d948 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #1016] @ 3d94c │ │ │ │ - str r2, [sp, #20] │ │ │ │ - ldr r3, [pc, #1012] @ 3d950 │ │ │ │ + add r3, sp, #32 │ │ │ │ + str r2, [sp, #16] │ │ │ │ add r2, sp, #12 │ │ │ │ + str r4, [sp, #24] │ │ │ │ + vst1.8 {d16-d17}, [r3] │ │ │ │ + ldr r3, [pc, #1028] @ 3e774 │ │ │ │ str r2, [sp, #28] │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r1, pc, r1 │ │ │ │ add r2, sp, #16 │ │ │ │ - mov r4, #1 │ │ │ │ - mov r9, #3 │ │ │ │ - str r1, [sp, #36] @ 0x24 │ │ │ │ - str r4, [sp, #24] │ │ │ │ str r9, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ + vstr d16, [sp, #48] @ 0x30 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + ldr r3, [pc, #1000] @ 3e778 │ │ │ │ + vstr d16, [sp, #56] @ 0x38 │ │ │ │ + vstr d16, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ - add r1, sp, #20 │ │ │ │ ldr r0, [r3] │ │ │ │ - bl b2344 │ │ │ │ + bl b87d4 │ │ │ │ subs r7, r0, #0 │ │ │ │ - bne 3d800 │ │ │ │ + bne 3e628 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ cmn r4, #1 │ │ │ │ - beq 3d6e4 │ │ │ │ + beq 3e50c │ │ │ │ sub r4, r4, #1 │ │ │ │ cmp r4, #3 │ │ │ │ - bhi 3d818 │ │ │ │ + bhi 3e640 │ │ │ │ ldr r9, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 3d734 │ │ │ │ + beq 3e55c │ │ │ │ mov r0, r9 │ │ │ │ movw r2, #438 @ 0x1b6 │ │ │ │ mov r1, #65 @ 0x41 │ │ │ │ - bl 226a0 │ │ │ │ - ldr r3, [pc, #888] @ 3d954 │ │ │ │ - add r3, pc, r3 │ │ │ │ + bl 225fc │ │ │ │ + ldr r3, [pc, #916] @ 3e77c │ │ │ │ cmp r0, #0 │ │ │ │ + add r3, pc, r3 │ │ │ │ str r0, [r3] │ │ │ │ - blt 3d830 │ │ │ │ + blt 3e658 │ │ │ │ movw r3, #265 @ 0x109 │ │ │ │ cmp r6, r3 │ │ │ │ moveq r6, #264 @ 0x108 │ │ │ │ - beq 3d614 │ │ │ │ + beq 3e420 │ │ │ │ movgt r6, #8 │ │ │ │ - bgt 3d614 │ │ │ │ + bgt 3e420 │ │ │ │ cmp r6, #192 @ 0xc0 │ │ │ │ - beq 3d614 │ │ │ │ + beq 3e420 │ │ │ │ bic r3, r6, #256 @ 0x100 │ │ │ │ cmp r3, #8 │ │ │ │ movne r6, #8 │ │ │ │ - ldr r3, [pc, #828] @ 3d958 │ │ │ │ - movw r2, #48000 @ 0xbb80 │ │ │ │ + ldr r3, [pc, #856] @ 3e780 │ │ │ │ + mov r2, #2000 @ 0x7d0 │ │ │ │ ldr r4, [r8, r3] │ │ │ │ - cmp r5, r2 │ │ │ │ mov r3, #2 │ │ │ │ - mov r2, #2000 @ 0x7d0 │ │ │ │ - str r6, [r4, #8] │ │ │ │ - str r3, [r4, #4] │ │ │ │ + stmib r4, {r3, r6} │ │ │ │ str r2, [r4, #16] │ │ │ │ - beq 3d6d8 │ │ │ │ - bgt 3d6ac │ │ │ │ + movw r2, #48000 @ 0xbb80 │ │ │ │ + cmp r5, r2 │ │ │ │ + beq 3e4fc │ │ │ │ + bgt 3e4c8 │ │ │ │ cmp r5, #32000 @ 0x7d00 │ │ │ │ moveq r7, #3 │ │ │ │ moveq r2, #128000 @ 0x1f400 │ │ │ │ - beq 3d664 │ │ │ │ + beq 3e470 │ │ │ │ movw r2, #44100 @ 0xac44 │ │ │ │ cmp r5, r2 │ │ │ │ - ldreq r2, [pc, #764] @ 3d95c │ │ │ │ + movweq r2, #45328 @ 0xb110 │ │ │ │ moveq r7, r3 │ │ │ │ - bne 3d6c0 │ │ │ │ - ldr r3, [pc, #756] @ 3d960 │ │ │ │ + movteq r2, #2 │ │ │ │ + bne 3e4e4 │ │ │ │ + ldr r3, [pc, #780] @ 3e784 │ │ │ │ mov r0, #1 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r2, [r4, #12] │ │ │ │ - str r7, [r3, #4] │ │ │ │ str r5, [r4] │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r2, [pc, #732] @ 3d964 │ │ │ │ - ldr r3, [pc, #692] @ 3d940 │ │ │ │ + str r2, [r4, #12] │ │ │ │ + add r3, pc, r3 │ │ │ │ + stm r3, {r5, r7} │ │ │ │ + ldr r2, [pc, #760] @ 3e788 │ │ │ │ + ldr r3, [pc, #732] @ 3e770 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 3d938 │ │ │ │ + bne 3e760 │ │ │ │ add sp, sp, #104 @ 0x68 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldr r3, [pc, #692] @ 3d968 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldr sl, [sp, #24] │ │ │ │ + add sp, sp, #28 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + mov r3, #30464 @ 0x7700 │ │ │ │ + movt r3, #1 │ │ │ │ cmp r5, r3 │ │ │ │ - ldreq r2, [pc, #688] @ 3d96c │ │ │ │ + moveq r2, #56320 @ 0xdc00 │ │ │ │ moveq r7, #1 │ │ │ │ - beq 3d664 │ │ │ │ - ldr r2, [pc, #680] @ 3d970 │ │ │ │ + movteq r2, #5 │ │ │ │ + beq 3e470 │ │ │ │ + ldr r2, [pc, #672] @ 3e78c │ │ │ │ mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, #4 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #660] @ 3d974 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + mov r2, #60928 @ 0xee00 │ │ │ │ + movt r2, #2 │ │ │ │ movw r5, #48000 @ 0xbb80 │ │ │ │ - b 3d664 │ │ │ │ - ldr sl, [pc, #652] @ 3d978 │ │ │ │ + b 3e470 │ │ │ │ + ldr sl, [pc, #636] @ 3e790 │ │ │ │ mov r4, r7 │ │ │ │ - add sl, pc, sl │ │ │ │ add r9, sp, #68 @ 0x44 │ │ │ │ + add sl, pc, sl │ │ │ │ mov r3, sl │ │ │ │ mov r2, #30 │ │ │ │ - mov r1, #1 │ │ │ │ str r4, [sp] │ │ │ │ + mov r1, #1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 21bf0 <__sprintf_chk@plt> │ │ │ │ + bl 21b58 <__sprintf_chk@plt> │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r9 │ │ │ │ - bl 23e28 │ │ │ │ - add r4, r4, #1 │ │ │ │ + bl 23d60 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 3d7f8 │ │ │ │ + add r4, r4, #1 │ │ │ │ + beq 3e620 │ │ │ │ cmp r4, #4 │ │ │ │ - bne 3d6f4 │ │ │ │ + bne 3e51c │ │ │ │ ldr r4, [sp, #12] │ │ │ │ - b 3d5a8 │ │ │ │ - ldr r3, [pc, #576] @ 3d97c │ │ │ │ - str r4, [sp] │ │ │ │ - add r4, sp, #68 @ 0x44 │ │ │ │ - add r3, pc, r3 │ │ │ │ + b 3e3b4 │ │ │ │ + ldr r3, [pc, #560] @ 3e794 │ │ │ │ mov r2, #30 │ │ │ │ mov r1, #1 │ │ │ │ + str r4, [sp] │ │ │ │ + add r4, sp, #68 @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ - bl 21bf0 <__sprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #548] @ 3d980 │ │ │ │ + add r3, pc, r3 │ │ │ │ + bl 21b58 <__sprintf_chk@plt> │ │ │ │ + ldr r2, [pc, #532] @ 3e798 │ │ │ │ mov r3, r4 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r0, r4 │ │ │ │ + ldr r4, [pc, #508] @ 3e79c │ │ │ │ movw r1, #2050 @ 0x802 │ │ │ │ - bl 226a0 │ │ │ │ - ldr r4, [pc, #516] @ 3d984 │ │ │ │ - add r4, pc, r4 │ │ │ │ + bl 225fc │ │ │ │ cmp r0, #0 │ │ │ │ + add r4, pc, r4 │ │ │ │ str r0, [r4] │ │ │ │ - blt 3d858 │ │ │ │ + blt 3e680 │ │ │ │ mov r2, #1 │ │ │ │ movw r1, #28421 @ 0x6f05 │ │ │ │ - bl 21e78 <__ioctl_time64@plt> │ │ │ │ + bl 21de0 <__ioctl_time64@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - blt 3d8e8 │ │ │ │ + blt 3e710 │ │ │ │ ldr r0, [r4] │ │ │ │ movw r1, #28418 @ 0x6f02 │ │ │ │ - bl 21e78 <__ioctl_time64@plt> │ │ │ │ + bl 21de0 <__ioctl_time64@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - blt 3d8c0 │ │ │ │ + blt 3e6e8 │ │ │ │ ldr r0, [r4] │ │ │ │ mov r2, #1 │ │ │ │ movw r1, #28423 @ 0x6f07 │ │ │ │ - bl 21e78 <__ioctl_time64@plt> │ │ │ │ + bl 21de0 <__ioctl_time64@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - blt 3d880 │ │ │ │ + blt 3e6a8 │ │ │ │ ldr r0, [r4] │ │ │ │ mov r2, r9 │ │ │ │ movw r1, #28422 @ 0x6f06 │ │ │ │ - bl 21e78 <__ioctl_time64@plt> │ │ │ │ + bl 21de0 <__ioctl_time64@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - blt 3d910 │ │ │ │ + blt 3e738 │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ - bge 3d5e8 │ │ │ │ + bge 3e3f4 │ │ │ │ mov r0, #0 │ │ │ │ - b 3d680 │ │ │ │ + b 3e488 │ │ │ │ sub r4, r4, #1 │ │ │ │ - b 3d5b4 │ │ │ │ - ldr r2, [pc, #384] @ 3d988 │ │ │ │ + b 3e3c0 │ │ │ │ + ldr r2, [pc, #368] @ 3e7a0 │ │ │ │ mov r1, r4 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, r9 │ │ │ │ - bl ab6e0 │ │ │ │ - b 3d7f0 │ │ │ │ - ldr r2, [pc, #364] @ 3d98c │ │ │ │ - mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 3d7f0 │ │ │ │ - bl 23b70 <__errno_location@plt> │ │ │ │ - ldr r0, [r0] │ │ │ │ - bl 23a8c │ │ │ │ - ldr r2, [pc, #332] @ 3d990 │ │ │ │ + bl b155c │ │ │ │ + b 3e618 │ │ │ │ + ldr r2, [pc, #348] @ 3e7a4 │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r0 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 3d7f0 │ │ │ │ - bl 23b70 <__errno_location@plt> │ │ │ │ - ldr r0, [r0] │ │ │ │ - bl 23a8c │ │ │ │ - ldr r2, [pc, #296] @ 3d994 │ │ │ │ - mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 3e618 │ │ │ │ + bl 23aa8 <__errno_location@plt> │ │ │ │ + ldr r0, [r0] │ │ │ │ + bl 239c4 │ │ │ │ + ldr r2, [pc, #316] @ 3e7a8 │ │ │ │ mov r3, r0 │ │ │ │ + mov r1, #1 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 3d7f0 │ │ │ │ - bl 23b70 <__errno_location@plt> │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 3e618 │ │ │ │ + bl 23aa8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ - bl 23a8c │ │ │ │ - ldr r2, [pc, #260] @ 3d998 │ │ │ │ + bl 239c4 │ │ │ │ + ldr r2, [pc, #280] @ 3e7ac │ │ │ │ + mov r3, r0 │ │ │ │ mov r1, #1 │ │ │ │ + mov r0, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 3e618 │ │ │ │ + bl 23aa8 <__errno_location@plt> │ │ │ │ + ldr r0, [r0] │ │ │ │ + bl 239c4 │ │ │ │ + ldr r2, [pc, #244] @ 3e7b0 │ │ │ │ mov r3, r0 │ │ │ │ + mov r1, #1 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r4, [pc, #240] @ 3d99c │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r4, [pc, #224] @ 3e7b4 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 21cec │ │ │ │ + bl 21c54 │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - b 3d7f0 │ │ │ │ - bl 23b70 <__errno_location@plt> │ │ │ │ + b 3e618 │ │ │ │ + bl 23aa8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ - bl 23a8c │ │ │ │ - ldr r2, [pc, #204] @ 3d9a0 │ │ │ │ - mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ + bl 239c4 │ │ │ │ + ldr r2, [pc, #188] @ 3e7b8 │ │ │ │ mov r3, r0 │ │ │ │ - mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 3d8a4 │ │ │ │ - bl 23b70 <__errno_location@plt> │ │ │ │ - ldr r0, [r0] │ │ │ │ - bl 23a8c │ │ │ │ - ldr r2, [pc, #168] @ 3d9a4 │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r0 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 3d8a4 │ │ │ │ - bl 23b70 <__errno_location@plt> │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 3e6cc │ │ │ │ + bl 23aa8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ - bl 23a8c │ │ │ │ - ldr r2, [pc, #132] @ 3d9a8 │ │ │ │ + bl 239c4 │ │ │ │ + ldr r2, [pc, #152] @ 3e7bc │ │ │ │ + mov r3, r0 │ │ │ │ mov r1, #1 │ │ │ │ + mov r0, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 3e6cc │ │ │ │ + bl 23aa8 <__errno_location@plt> │ │ │ │ + ldr r0, [r0] │ │ │ │ + bl 239c4 │ │ │ │ + ldr r2, [pc, #116] @ 3e7c0 │ │ │ │ mov r3, r0 │ │ │ │ + mov r1, #1 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 3d8a4 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eorseq r0, r0, ip, lsr #27 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - andseq pc, r8, r4, asr lr @ │ │ │ │ - eorseq r0, r0, r0, ror #26 │ │ │ │ - andseq r0, sl, r0, ror #12 │ │ │ │ - andeq r1, r0, r4, lsr #20 │ │ │ │ - eorseq r2, r0, r8, asr #31 │ │ │ │ - andeq r1, r0, r4, asr #12 │ │ │ │ - andeq fp, r2, r0, lsl r1 │ │ │ │ - ldrhteq fp, [r0], -r0 │ │ │ │ - eorseq r0, r0, r8, lsr ip │ │ │ │ - andeq r7, r1, r0, lsl #14 │ │ │ │ - andeq sp, r5, r0, lsl #24 │ │ │ │ - andseq pc, r8, r0, lsr r4 @ │ │ │ │ - andeq lr, r2, r0, lsl #28 │ │ │ │ - andseq pc, r8, r8, lsr #6 │ │ │ │ - @ instruction: 0x0018f2d4 │ │ │ │ - andseq pc, r8, r0, lsl #6 │ │ │ │ - eorseq r2, r0, r4, lsr #28 │ │ │ │ - andseq pc, r8, r8, ror #3 │ │ │ │ - andseq pc, r8, r0, lsl r2 @ │ │ │ │ - andseq pc, r8, r4, lsr #5 │ │ │ │ - @ instruction: 0x0018f1fc │ │ │ │ - andseq pc, r8, r0, lsr #4 │ │ │ │ - ldrshteq r2, [r0], -r8 │ │ │ │ - andseq pc, r8, ip, asr #3 │ │ │ │ - andseq pc, r8, r4, lsl #3 │ │ │ │ - andseq pc, r8, ip, lsr #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 3e6cc │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + andseq r1, sl, r4, asr #5 │ │ │ │ + mlaseq r1, r8, pc, pc @ │ │ │ │ + mlaseq r1, r4, pc, pc @ │ │ │ │ + muleq r0, ip, ip │ │ │ │ + mulseq fp, r4, sl │ │ │ │ + andeq r1, r0, r0, lsl sl │ │ │ │ + ldrhteq r2, [r2], -r8 │ │ │ │ + andeq r1, r0, r0, lsr r6 │ │ │ │ + mlaseq r2, ip, sl, sl │ │ │ │ + eorseq pc, r1, r0, asr #28 │ │ │ │ + andseq r0, sl, r4, asr r8 │ │ │ │ + andseq r0, sl, ip, asr #14 │ │ │ │ + @ instruction: 0x001a06f0 │ │ │ │ + andseq r0, sl, r0, lsr #14 │ │ │ │ + ldrshteq r1, [r2], -r8 │ │ │ │ + andseq r0, sl, ip, lsl #12 │ │ │ │ + andseq r0, sl, r4, lsr r6 │ │ │ │ + andseq r0, sl, r4, asr #13 │ │ │ │ + andseq r0, sl, ip, lsl r6 │ │ │ │ + andseq r0, sl, r0, asr #12 │ │ │ │ + ldrsbteq r1, [r2], -r0 │ │ │ │ + andseq r0, sl, ip, ror #11 │ │ │ │ + andseq r0, sl, r4, lsr #11 │ │ │ │ + andseq r0, sl, ip, asr #11 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ - ldr r3, [pc, #12] @ 3d9d8 │ │ │ │ + ldr r3, [pc, #12] @ 3e7f0 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3] │ │ │ │ bx lr │ │ │ │ - eorseq fp, r0, r8, asr r5 │ │ │ │ + eorseq sl, r2, r0, asr #14 │ │ │ │ bx lr │ │ │ │ - mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ - sub ip, sp, ip │ │ │ │ - str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r3, [pc, #84] @ 3da4c │ │ │ │ - ldr r2, [pc, #84] @ 3da50 │ │ │ │ + ldr r3, [pc, #64] @ 3e840 │ │ │ │ + ldr r0, [pc, #64] @ 3e844 │ │ │ │ + ldr r2, [pc, #64] @ 3e848 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #80] @ 3da54 │ │ │ │ - ldr r2, [r3, r2] │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r6, [r2, #16] │ │ │ │ - ldr r5, [r7] │ │ │ │ - ldr r0, [r2, #20] │ │ │ │ - mov r8, r1 │ │ │ │ - sub r0, r0, r5 │ │ │ │ - mov r1, r6 │ │ │ │ - blx 1c6508 │ │ │ │ - mov r1, r6 │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, r8 │ │ │ │ - blx 1c6508 │ │ │ │ - cmp r4, r0 │ │ │ │ - movlt r0, r4 │ │ │ │ - mul r0, r6, r0 │ │ │ │ - add r5, r5, r0 │ │ │ │ - str r5, [r7] │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - eorseq r0, r0, r8, asr #17 │ │ │ │ - andeq r1, r0, r4, asr #12 │ │ │ │ - eorseq fp, r0, r0, lsr #10 │ │ │ │ + ldr ip, [r3, r0] │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r2] │ │ │ │ + ldr r0, [ip, #20] │ │ │ │ + ldr ip, [ip, #16] │ │ │ │ + sub r0, r0, r3 │ │ │ │ + sdiv r1, r1, ip │ │ │ │ + sdiv r0, r0, ip │ │ │ │ + cmp r0, r1 │ │ │ │ + movge r0, r1 │ │ │ │ + mul r0, ip, r0 │ │ │ │ + add r3, r3, r0 │ │ │ │ + str r3, [r2] │ │ │ │ + bx lr │ │ │ │ + eorseq pc, r1, ip, asr #21 │ │ │ │ + andeq r1, r0, r0, lsr r6 │ │ │ │ + eorseq sl, r2, r8, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - bl 15a0b4 │ │ │ │ - ldr r4, [pc, #124] @ 3daf0 │ │ │ │ - ldr r2, [pc, #124] @ 3daf4 │ │ │ │ - ldr r6, [pc, #124] @ 3daf8 │ │ │ │ + ldr r4, [pc, #148] @ 3e900 │ │ │ │ + bl 167d30 │ │ │ │ + ldr r3, [pc, #144] @ 3e904 │ │ │ │ + mov r5, r0 │ │ │ │ + ldr r6, [pc, #140] @ 3e908 │ │ │ │ add r4, pc, r4 │ │ │ │ - ldr r2, [r4, r2] │ │ │ │ + ldr r2, [r4, r3] │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r4, [r2, #12] │ │ │ │ - asr r1, r4, #31 │ │ │ │ sub r3, r0, r3 │ │ │ │ - mov r5, r0 │ │ │ │ + asr r1, r4, #31 │ │ │ │ umull r0, r2, r4, r3 │ │ │ │ mla r1, r3, r1, r2 │ │ │ │ mov r2, #1000 @ 0x3e8 │ │ │ │ mov r3, #0 │ │ │ │ - blx 1c6de8 │ │ │ │ + blx 1d9030 │ │ │ │ ldr r3, [r6] │ │ │ │ asr r2, r3, #31 │ │ │ │ cmp r3, r0 │ │ │ │ sbcs r2, r2, r1 │ │ │ │ - subcs r3, r3, r0 │ │ │ │ - vmovcs s15, r3 │ │ │ │ - vldrcc s0, [pc, #32] @ 3daec │ │ │ │ - ldr r2, [pc, #44] @ 3dafc │ │ │ │ - vcvtcs.f32.s32 s0, s15 │ │ │ │ + bcc 3e8f0 │ │ │ │ + sub r3, r3, r0 │ │ │ │ + vmov s15, r3 │ │ │ │ + vcvt.f32.s32 s0, s15 │ │ │ │ vmov s15, r4 │ │ │ │ - movcc r3, #0 │ │ │ │ + ldr r2, [pc, #56] @ 3e90c │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ stm r2, {r3, r5} │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #12 │ │ │ │ vdiv.f32 s0, s0, s15 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + vldr s0, [pc, #4] @ 3e8fc │ │ │ │ + mov r3, #0 │ │ │ │ + b 3e8c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - eorseq r0, r0, r8, asr #16 │ │ │ │ - andeq r1, r0, r4, asr #12 │ │ │ │ - eorseq fp, r0, r4, lsr #9 │ │ │ │ - eorseq fp, r0, ip, asr #8 │ │ │ │ + eorseq pc, r1, r8, asr sl @ │ │ │ │ + andeq r1, r0, r0, lsr r6 │ │ │ │ + eorseq sl, r2, r4, lsr #13 │ │ │ │ + eorseq sl, r2, r0, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r2 │ │ │ │ + ldr r7, [pc, #180] @ 3e9f0 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ - bl bfb04 │ │ │ │ - vmov.f64 d7, #112 @ 0x3f800000 1.0 │ │ │ │ - vmov s13, r5 │ │ │ │ - ldr r7, [pc, #148] @ 3dbc8 │ │ │ │ - vldr d4, [pc, #128] @ 3dbb8 │ │ │ │ - vcvt.f64.s32 d6, s13 │ │ │ │ - ldr r2, [pc, #140] @ 3dbcc │ │ │ │ - vldr d5, [pc, #124] @ 3dbc0 │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [r7, r2] │ │ │ │ - vmul.f64 d6, d6, d4 │ │ │ │ - str r5, [r1] │ │ │ │ - mul r5, r5, r4 │ │ │ │ - str r6, [r1, #8] │ │ │ │ - vmla.f64 d7, d6, d5 │ │ │ │ - str r4, [r1, #4] │ │ │ │ - ldr r6, [pc, #104] @ 3dbd0 │ │ │ │ - add r6, pc, r6 │ │ │ │ - vcvt.s32.f64 s15, d7 │ │ │ │ + bl c6a4c │ │ │ │ + vmov s15, r5 │ │ │ │ + vmov.f64 d16, #112 @ 0x3f800000 1.0 │ │ │ │ cmp r0, #0 │ │ │ │ + vldr d19, [pc, #136] @ 3e9e0 │ │ │ │ add r3, r0, #7 │ │ │ │ movge r3, r0 │ │ │ │ + add r7, pc, r7 │ │ │ │ asr r3, r3, #3 │ │ │ │ + vldr d18, [pc, #124] @ 3e9e8 │ │ │ │ + ldr r2, [pc, #132] @ 3e9f4 │ │ │ │ + vcvt.f64.s32 d17, s15 │ │ │ │ + ldr r1, [r7, r2] │ │ │ │ + mul r2, r5, r4 │ │ │ │ + vmul.f64 d17, d17, d19 │ │ │ │ + str r5, [r1] │ │ │ │ + stmib r1, {r4, r6} │ │ │ │ mul r4, r4, r3 │ │ │ │ - mul r5, r3, r5 │ │ │ │ - mov r3, #0 │ │ │ │ + mul r3, r3, r2 │ │ │ │ + ldr r5, [pc, #100] @ 3e9f8 │ │ │ │ + mov r2, #0 │ │ │ │ lsl r4, r4, #8 │ │ │ │ - str r3, [r6] │ │ │ │ + vmla.f64 d16, d17, d18 │ │ │ │ + str r3, [r1, #12] │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r4, [r1, #16] │ │ │ │ + str r2, [r5] │ │ │ │ + vcvt.s32.f64 s15, d16 │ │ │ │ vmov r3, s15 │ │ │ │ mul r3, r4, r3 │ │ │ │ - str r5, [r1, #12] │ │ │ │ str r3, [r1, #20] │ │ │ │ - str r4, [r1, #16] │ │ │ │ - bl 15a0b4 │ │ │ │ + bl 167d30 │ │ │ │ mov r3, r0 │ │ │ │ - str r3, [r6, #4] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ mov r0, #1 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldmibls r9, {r1, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ svccc 0x00c99999 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00700000 │ │ │ │ - eorseq r0, r0, r0, lsl #15 │ │ │ │ - andeq r1, r0, r4, asr #12 │ │ │ │ - eorseq fp, r0, r0, asr #7 │ │ │ │ - ldr r3, [pc, #12] @ 3dbe8 │ │ │ │ + eorseq pc, r1, r4, ror r9 @ │ │ │ │ + andeq r1, r0, r0, lsr r6 │ │ │ │ + eorseq sl, r2, r4, lsl #11 │ │ │ │ + ldr r3, [pc, #12] @ 3ea10 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3] │ │ │ │ bx lr │ │ │ │ - eorseq fp, r0, r8, asr #6 │ │ │ │ + eorseq sl, r2, r0, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - bl 15a0b4 │ │ │ │ - ldr r5, [pc, #104] @ 3dc70 │ │ │ │ - ldr r3, [pc, #104] @ 3dc74 │ │ │ │ - ldr r6, [pc, #104] @ 3dc78 │ │ │ │ + ldr r5, [pc, #120] @ 3eaac │ │ │ │ + bl 167d30 │ │ │ │ + ldr r3, [pc, #116] @ 3eab0 │ │ │ │ + mov r4, r0 │ │ │ │ + ldr r6, [pc, #112] @ 3eab4 │ │ │ │ add r5, pc, r5 │ │ │ │ - add r6, pc, r6 │ │ │ │ ldr r5, [r5, r3] │ │ │ │ + add r6, pc, r6 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ - asr r1, r3, #31 │ │ │ │ sub r2, r0, r2 │ │ │ │ - mov r4, r0 │ │ │ │ + asr r1, r3, #31 │ │ │ │ umull r0, r3, r3, r2 │ │ │ │ mla r1, r2, r1, r3 │ │ │ │ mov r2, #1000 @ 0x3e8 │ │ │ │ mov r3, #0 │ │ │ │ - blx 1c6de8 │ │ │ │ + blx 1d9030 │ │ │ │ ldr r3, [r6] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ asr r2, r3, #31 │ │ │ │ cmp r3, r0 │ │ │ │ sbcs r2, r2, r1 │ │ │ │ - ldr r2, [pc, #36] @ 3dc7c │ │ │ │ + ldr r2, [pc, #44] @ 3eab8 │ │ │ │ subcs r3, r3, r0 │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ movcc r3, #0 │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ - sub r0, r0, r3 │ │ │ │ stm r2, {r3, r4} │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - ldrhteq r0, [r0], -r4 │ │ │ │ - andeq r1, r0, r4, asr #12 │ │ │ │ - eorseq fp, r0, r4, lsl r3 │ │ │ │ - eorseq fp, r0, r4, asr #5 │ │ │ │ + sub r0, r0, r3 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + mlaseq r1, r0, r8, pc @ │ │ │ │ + andeq r1, r0, r0, lsr r6 │ │ │ │ + ldrsbteq sl, [r2], -ip │ │ │ │ + mlaseq r2, r0, r4, sl │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ - ldr r3, [pc, #84] @ 3dce8 │ │ │ │ - ldr r2, [pc, #84] @ 3dcec │ │ │ │ + ldr r3, [pc, #84] @ 3eb24 │ │ │ │ + ldr r2, [pc, #84] @ 3eb28 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ - bne 3dcb8 │ │ │ │ - ldr r2, [pc, #64] @ 3dcf0 │ │ │ │ + bne 3eaf4 │ │ │ │ + ldr r2, [pc, #64] @ 3eb2c │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r0, [r3, #16] │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #52] @ 3dcf4 │ │ │ │ - ldr r1, [pc, #44] @ 3dcf0 │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r0, [r0] │ │ │ │ - ldr r3, [r3, r1] │ │ │ │ - movw r1, #30000 @ 0x7530 │ │ │ │ - mla r2, r1, r0, r2 │ │ │ │ + ldr r1, [pc, #52] @ 3eb30 │ │ │ │ + movw ip, #30000 @ 0x7530 │ │ │ │ + ldr r0, [pc, #40] @ 3eb2c │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r1, [r1] │ │ │ │ + ldr r3, [r3, r0] │ │ │ │ + mla r2, ip, r1, r2 │ │ │ │ ldr r1, [r3, #24] │ │ │ │ cmp r1, r2 │ │ │ │ - blt 3dcb0 │ │ │ │ + blt 3eaec │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ - eorseq r0, r0, ip, lsr #12 │ │ │ │ - strdeq r1, [r0], -ip │ │ │ │ - andeq r1, r0, r4, asr #12 │ │ │ │ - eorseq fp, r0, r0, ror r2 │ │ │ │ - vldr s0, [pc] @ 3dd00 │ │ │ │ + eorseq pc, r1, r0, lsl #16 │ │ │ │ + andeq r1, r0, r8, ror #15 │ │ │ │ + andeq r1, r0, r0, lsr r6 │ │ │ │ + eorseq sl, r2, r0, lsr r4 │ │ │ │ + vldr s0, [pc] @ 3eb3c │ │ │ │ bx lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ - str r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r3, [pc, #212] @ 3ddf0 │ │ │ │ - ldr r2, [pc, #212] @ 3ddf4 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r6, [r3, r2] │ │ │ │ - sub sp, sp, #12 │ │ │ │ - ldr r2, [r6, #4] │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ + str r0, [ip, #4072] @ 0xfe8 │ │ │ │ + ldr r3, [pc, #208] @ 3ec30 │ │ │ │ + sub sp, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ - sub r3, r2, #5 │ │ │ │ - cmp r2, #8 │ │ │ │ - cmpne r3, #1 │ │ │ │ mov r4, r1 │ │ │ │ - bls 3dd98 │ │ │ │ - ldr r6, [pc, #172] @ 3ddf8 │ │ │ │ + ldr r2, [pc, #196] @ 3ec34 │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r6, [r3, r2] │ │ │ │ + ldr r3, [r6, #4] │ │ │ │ + sub r2, r3, #5 │ │ │ │ + cmp r3, #8 │ │ │ │ + cmpne r2, #1 │ │ │ │ + bls 3ebe8 │ │ │ │ + ldr r6, [pc, #168] @ 3ec38 │ │ │ │ mov r2, #1 │ │ │ │ + mov r1, r4 │ │ │ │ + mov r0, r5 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ - mov r0, r5 │ │ │ │ - mov r1, r4 │ │ │ │ - bl 23750 │ │ │ │ - ldr r3, [pc, #148] @ 3ddfc │ │ │ │ + bl 23688 │ │ │ │ + ldr r3, [pc, #144] @ 3ec3c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 3dd8c │ │ │ │ + beq 3ebd0 │ │ │ │ ldr r3, [r6, #8] │ │ │ │ ldr r2, [r6, #12] │ │ │ │ adds r3, r3, r4 │ │ │ │ adc r2, r2, r4, asr #31 │ │ │ │ str r3, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ mov r0, r4 │ │ │ │ + add sp, sp, #8 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ add sp, sp, #12 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r0, [r6, #8] │ │ │ │ - bl bfb04 │ │ │ │ - ldr r6, [r6, #4] │ │ │ │ + bl c6a4c │ │ │ │ + ldr r3, [r6, #4] │ │ │ │ cmp r0, #0 │ │ │ │ - add r7, r0, #7 │ │ │ │ - movge r7, r0 │ │ │ │ - asr r7, r7, #3 │ │ │ │ - mul r1, r7, r6 │ │ │ │ - mov r0, r4 │ │ │ │ - blx 1c679c │ │ │ │ - str r7, [sp, #4] │ │ │ │ - sub r4, r4, r1 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - blx 1c6508 │ │ │ │ + add r1, r0, #7 │ │ │ │ + movge r1, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + asr r1, r1, #3 │ │ │ │ + mul r2, r1, r3 │ │ │ │ + str r1, [sp, #4] │ │ │ │ + sdiv r4, r4, r2 │ │ │ │ + mul r4, r2, r4 │ │ │ │ mov r2, #2 │ │ │ │ + sdiv r1, r4, r1 │ │ │ │ + str r1, [sp] │ │ │ │ mov r1, #0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r0, [sp] │ │ │ │ - mov r0, r5 │ │ │ │ - bl c360c │ │ │ │ - b 3dd44 │ │ │ │ - eorseq r0, r0, r4, lsr #11 │ │ │ │ - andeq r1, r0, r4, asr #12 │ │ │ │ - eorseq fp, r0, r4, ror #3 │ │ │ │ - eorseq r2, r0, r8, asr #16 │ │ │ │ + bl ca8d8 │ │ │ │ + b 3eb88 │ │ │ │ + eorseq pc, r1, r4, ror #14 │ │ │ │ + andeq r1, r0, r0, lsr r6 │ │ │ │ + mlaseq r2, r8, r3, sl │ │ │ │ + eorseq r1, r2, r4, lsl #20 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ - ldr lr, [pc, #828] @ 3e15c │ │ │ │ - ldr ip, [pc, #828] @ 3e160 │ │ │ │ + ldr lr, [pc, #872] @ 3efd8 │ │ │ │ + sub sp, sp, #20 │ │ │ │ + mov r4, r0 │ │ │ │ + mov r9, r2 │ │ │ │ + add r5, sp, #8 │ │ │ │ + ldr ip, [pc, #856] @ 3efdc │ │ │ │ + ldr r3, [pc, #856] @ 3efe0 │ │ │ │ add lr, pc, lr │ │ │ │ + ldr r1, [pc, #852] @ 3efe4 │ │ │ │ ldr ip, [lr, ip] │ │ │ │ - ldr r3, [pc, #820] @ 3e164 │ │ │ │ - sub sp, sp, #20 │ │ │ │ - ldr r1, [pc, #816] @ 3e168 │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - add r3, pc, r3 │ │ │ │ ldr r6, [r3, r1] │ │ │ │ - mov r4, r0 │ │ │ │ ldr r8, [r6, #4] │ │ │ │ ldr r0, [r6, #8] │ │ │ │ sub r8, r8, #5 │ │ │ │ cmp r0, #29 │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #3 │ │ │ │ cmp r8, #3 │ │ │ │ movls sl, #40 @ 0x28 │ │ │ │ movhi sl, #16 │ │ │ │ - mov r9, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl bfb04 │ │ │ │ - add r5, sp, #8 │ │ │ │ - ldr r3, [pc, #740] @ 3e16c │ │ │ │ + bl c6a4c │ │ │ │ + movw r3, #18770 @ 0x4952 │ │ │ │ + movt r3, #17990 @ 0x4646 │ │ │ │ + mov r7, r0 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, #1 │ │ │ │ + mov r0, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 23750 │ │ │ │ + bl 23688 │ │ │ │ add r3, r9, #20 │ │ │ │ - add r3, r3, sl │ │ │ │ mov r2, #4 │ │ │ │ + add r3, r3, sl │ │ │ │ mov r1, #1 │ │ │ │ - str r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ + str r3, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 23750 │ │ │ │ - ldr r3, [pc, #680] @ 3e170 │ │ │ │ + bl 23688 │ │ │ │ + movw r3, #16727 @ 0x4157 │ │ │ │ + movt r3, #17750 @ 0x4556 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, #1 │ │ │ │ - str r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ + str r3, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 23750 │ │ │ │ - ldr r3, [pc, #656] @ 3e174 │ │ │ │ + bl 23688 │ │ │ │ + movw r3, #28006 @ 0x6d66 │ │ │ │ + movt r3, #8308 @ 0x2074 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, #1 │ │ │ │ - str r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ + str r3, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 23750 │ │ │ │ + bl 23688 │ │ │ │ + strb sl, [sp, #8] │ │ │ │ + mov sl, #0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, #1 │ │ │ │ - strb sl, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ - mov sl, #0 │ │ │ │ strb sl, [sp, #9] │ │ │ │ strh sl, [sp, #10] │ │ │ │ - bl 23750 │ │ │ │ + bl 23688 │ │ │ │ cmp r8, #3 │ │ │ │ + mov r2, #2 │ │ │ │ ldrbhi r3, [sp, #4] │ │ │ │ movls r3, #254 @ 0xfe │ │ │ │ movls sl, #255 @ 0xff │ │ │ │ - mov r2, #2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ - strb sl, [sp, #9] │ │ │ │ strb r3, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 23750 │ │ │ │ + strb sl, [sp, #9] │ │ │ │ + bl 23688 │ │ │ │ ldrh r3, [r6, #4] │ │ │ │ mov r2, #2 │ │ │ │ mov r1, #1 │ │ │ │ - strh r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ + strh r3, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 23750 │ │ │ │ + bl 23688 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #4 │ │ │ │ mov r1, #1 │ │ │ │ - str r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ + str r3, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 23750 │ │ │ │ + bl 23688 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r2, #4 │ │ │ │ mov r1, #1 │ │ │ │ - str r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ + str r3, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 23750 │ │ │ │ - cmp r7, #0 │ │ │ │ + bl 23688 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ + cmp r7, #0 │ │ │ │ add r3, r7, #7 │ │ │ │ movge r3, r7 │ │ │ │ - asr r3, r3, #3 │ │ │ │ - smulbb r3, r0, r3 │ │ │ │ mov r2, #2 │ │ │ │ + asr r3, r3, #3 │ │ │ │ mov r1, #1 │ │ │ │ - strh r3, [sp, #8] │ │ │ │ + smulbb r3, r0, r3 │ │ │ │ mov r0, r5 │ │ │ │ + strh r3, [sp, #8] │ │ │ │ + mov r3, r4 │ │ │ │ + bl 23688 │ │ │ │ mov r3, r4 │ │ │ │ - bl 23750 │ │ │ │ mov r2, #2 │ │ │ │ + strh r7, [sp, #8] │ │ │ │ mov r1, #1 │ │ │ │ - mov r3, r4 │ │ │ │ mov r0, r5 │ │ │ │ - strh r7, [sp, #8] │ │ │ │ - bl 23750 │ │ │ │ + bl 23688 │ │ │ │ cmp r8, #3 │ │ │ │ - bls 3e04c │ │ │ │ - ldr r2, [pc, #388] @ 3e178 │ │ │ │ + bls 3eec0 │ │ │ │ + movw r2, #24932 @ 0x6164 │ │ │ │ + movt r2, #24948 @ 0x6174 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #1 │ │ │ │ - str r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ + str r2, [sp, #8] │ │ │ │ mov r2, #4 │ │ │ │ - bl 23750 │ │ │ │ + bl 23688 │ │ │ │ mov r2, #4 │ │ │ │ mov r3, r4 │ │ │ │ + str r9, [sp, #8] │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ - str r9, [sp, #8] │ │ │ │ - bl 23750 │ │ │ │ - ldr r2, [pc, #340] @ 3e17c │ │ │ │ - ldr r3, [pc, #308] @ 3e160 │ │ │ │ + bl 23688 │ │ │ │ + ldr r2, [pc, #352] @ 3efe8 │ │ │ │ + ldr r3, [pc, #336] @ 3efdc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 3e158 │ │ │ │ + bne 3efd4 │ │ │ │ add sp, sp, #20 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov r3, #22 │ │ │ │ mov r2, #2 │ │ │ │ mov r1, #1 │ │ │ │ - strh r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ + strh r3, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 23750 │ │ │ │ + bl 23688 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, #2 │ │ │ │ + strh r7, [sp, #8] │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ - strh r7, [sp, #8] │ │ │ │ - bl 23750 │ │ │ │ - ldr r2, [pc, #248] @ 3e180 │ │ │ │ + bl 23688 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r2, [pc, #236] @ 3efec │ │ │ │ sub r3, r3, #5 │ │ │ │ + add r2, pc, r2 │ │ │ │ cmp r3, #3 │ │ │ │ - bhi 3e0c0 │ │ │ │ + bhi 3ef34 │ │ │ │ ldrb r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop {0} │ │ │ │ movw r3, #1599 @ 0x63f │ │ │ │ - str r3, [sp, #8] │ │ │ │ mov r2, #4 │ │ │ │ - mov r3, r4 │ │ │ │ mov r1, #1 │ │ │ │ + str r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 23750 │ │ │ │ + mov r3, r4 │ │ │ │ + bl 23688 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ + mov r1, #1 │ │ │ │ + mov r0, r5 │ │ │ │ strb r2, [sp, #8] │ │ │ │ + mov r2, #4 │ │ │ │ strb r3, [sp, #9] │ │ │ │ strh r3, [sp, #10] │ │ │ │ - mov r2, #4 │ │ │ │ mov r3, r4 │ │ │ │ - mov r1, #1 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 23750 │ │ │ │ - mov r0, #1048576 @ 0x100000 │ │ │ │ + bl 23688 │ │ │ │ + mov r1, #1048576 @ 0x100000 │ │ │ │ mov r3, r4 │ │ │ │ - str r0, [sp, #8] │ │ │ │ mov r2, #4 │ │ │ │ - mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 23750 │ │ │ │ - ldr r0, [pc, #120] @ 3e184 │ │ │ │ + str r1, [sp, #8] │ │ │ │ + mov r1, #1 │ │ │ │ + bl 23688 │ │ │ │ + mov r2, #128 @ 0x80 │ │ │ │ + movt r2, #43520 @ 0xaa00 │ │ │ │ mov r3, r4 │ │ │ │ - str r0, [sp, #8] │ │ │ │ - mov r2, #4 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 23750 │ │ │ │ - ldr r0, [pc, #96] @ 3e188 │ │ │ │ - str r0, [sp, #8] │ │ │ │ + str r2, [sp, #8] │ │ │ │ mov r2, #4 │ │ │ │ - mov r1, #1 │ │ │ │ + bl 23688 │ │ │ │ + mov r2, #14336 @ 0x3800 │ │ │ │ + movt r2, #29083 @ 0x719b │ │ │ │ mov r3, r4 │ │ │ │ + mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 23750 │ │ │ │ - b 3dfec │ │ │ │ + str r2, [sp, #8] │ │ │ │ + mov r2, #4 │ │ │ │ + bl 23688 │ │ │ │ + b 3ee48 │ │ │ │ movw r3, #1831 @ 0x727 │ │ │ │ - b 3e0a8 │ │ │ │ + b 3ef1c │ │ │ │ movw r3, #1551 @ 0x60f │ │ │ │ - b 3e0a8 │ │ │ │ + b 3ef1c │ │ │ │ movw r3, #1543 @ 0x607 │ │ │ │ - b 3e0a8 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eorseq r0, r0, r0, lsr #9 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eorseq r0, r0, r0, lsl #9 │ │ │ │ - andeq r1, r0, r4, asr #12 │ │ │ │ - @ instruction: 0x46464952 │ │ │ │ - ldrbmi r4, [r6, #-343] @ 0xfffffea9 │ │ │ │ - rsbscs r6, r4, r6, ror #26 │ │ │ │ - cmnvs r4, r4, ror #2 │ │ │ │ - mlaseq r0, r8, r2, r0 │ │ │ │ - mulseq ip, r8, r5 │ │ │ │ - bge 3e38c │ │ │ │ - orrsvc r3, fp, r0, lsl #16 │ │ │ │ + b 3ef1c │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eorseq pc, r1, ip, asr #12 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq pc, r1, r0, asr #12 │ │ │ │ + andeq r1, r0, r0, lsr r6 │ │ │ │ + eorseq pc, r1, r8, asr #8 │ │ │ │ + andseq sp, sp, r0, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r3, [pc, #192] @ 3e264 │ │ │ │ + ldr r3, [pc, #208] @ 3f0e0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 3e1d4 │ │ │ │ - ldr r4, [pc, #176] @ 3e268 │ │ │ │ + bne 3f04c │ │ │ │ + ldr r4, [pc, #192] @ 3f0e4 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 2294c │ │ │ │ + bl 228a8 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ mov r3, #0 │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ str r3, [r4, #16] │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - ldr r5, [pc, #144] @ 3e26c │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r5, [pc, #148] @ 3f0e8 │ │ │ │ mov r2, #0 │ │ │ │ + mov r1, r2 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ - mov r1, r2 │ │ │ │ - bl 22aa8 │ │ │ │ + bl 22a04 │ │ │ │ subs r4, r0, #0 │ │ │ │ - bne 3e24c │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r6, [pc, #112] @ 3e270 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ + bne 3f0c8 │ │ │ │ + ldrd r2, [r5, #8] │ │ │ │ + mov r6, #61440 @ 0xf000 │ │ │ │ + movt r6, #65535 @ 0xffff │ │ │ │ cmp r6, r2 │ │ │ │ sbcs r1, r4, r3 │ │ │ │ - bcc 3e220 │ │ │ │ - ldr r1, [pc, #96] @ 3e274 │ │ │ │ + bcc 3f098 │ │ │ │ + ldr r1, [pc, #96] @ 3f0ec │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r1, #4] │ │ │ │ - bl 3de08 │ │ │ │ - b 3e1b0 │ │ │ │ - ldr r2, [pc, #80] @ 3e278 │ │ │ │ + bl 3ec48 │ │ │ │ + b 3f01c │ │ │ │ + ldr r2, [pc, #80] @ 3f0f0 │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #4 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r0, [pc, #52] @ 3e270 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + mov r0, #61440 @ 0xf000 │ │ │ │ + movt r0, #65535 @ 0xffff │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ strd r0, [r5, #8] │ │ │ │ - b 3e20c │ │ │ │ - ldr r2, [pc, #40] @ 3e27c │ │ │ │ + b 3f084 │ │ │ │ + ldr r2, [pc, #36] @ 3f0f4 │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #4 │ │ │ │ - bl ab6e0 │ │ │ │ - b 3e1b0 │ │ │ │ - eorseq r2, r0, ip, lsl #8 │ │ │ │ - eorseq sl, r0, ip, ror sp │ │ │ │ - eorseq sl, r0, r4, asr sp │ │ │ │ - @ instruction: 0xfffff000 │ │ │ │ - eorseq sl, r0, r0, lsr #26 │ │ │ │ - andseq lr, r8, r4, lsr #19 │ │ │ │ - andseq lr, r8, r0, asr #18 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 3f01c │ │ │ │ + eorseq r1, r2, r0, lsr #11 │ │ │ │ + eorseq r9, r2, r0, lsl pc │ │ │ │ + ldrsbteq r9, [r2], -r8 │ │ │ │ + eorseq r9, r2, r8, lsr #29 │ │ │ │ + andseq pc, r9, r8, ror sp @ │ │ │ │ + andseq pc, r9, r0, lsl sp @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ + strd r4, [sp, #-28]! @ 0xffffffe4 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + str lr, [sp, #24] │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ - mov r5, r0 │ │ │ │ - ldr r0, [pc, #672] @ 3e53c │ │ │ │ - ldr r3, [pc, #672] @ 3e540 │ │ │ │ - add r0, pc, r0 │ │ │ │ + ldr r3, [pc, #720] @ 3f3ec │ │ │ │ sub sp, sp, #92 @ 0x5c │ │ │ │ - ldr r3, [r0, r3] │ │ │ │ - mov r6, r1 │ │ │ │ + vmov.i32 q8, #0 @ 0x00000000 │ │ │ │ mov r4, r2 │ │ │ │ - mov r1, #0 │ │ │ │ - mov r2, #60 @ 0x3c │ │ │ │ - add r0, sp, #24 │ │ │ │ + mov r2, #3 │ │ │ │ + ldr ip, [pc, #704] @ 3f3f0 │ │ │ │ + mov r5, r0 │ │ │ │ + mov r6, r1 │ │ │ │ + add r1, sp, #20 │ │ │ │ + ldr r8, [pc, #692] @ 3f3f4 │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #688] @ 3f3f8 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r3, [pc, #680] @ 3f3fc │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [pc, #676] @ 3f400 │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r3, [ip, r3] │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov r3, #0 │ │ │ │ - bl 24368 │ │ │ │ - ldr r2, [pc, #624] @ 3e544 │ │ │ │ - ldr r8, [pc, #624] @ 3e548 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [sp, #20] │ │ │ │ - ldr r2, [pc, #616] @ 3e54c │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [sp, #52] @ 0x34 │ │ │ │ - ldr r7, [pc, #604] @ 3e550 │ │ │ │ - mov r2, #3 │ │ │ │ - ldr r9, [pc, #600] @ 3e554 │ │ │ │ - ldr r1, [pc, #600] @ 3e558 │ │ │ │ + add r3, sp, #24 │ │ │ │ + vst1.8 {d16-d17}, [r3] │ │ │ │ + ldr r3, [pc, #644] @ 3f404 │ │ │ │ + str r9, [sp, #28] │ │ │ │ + vstr d16, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ - ldr r3, [pc, #596] @ 3e55c │ │ │ │ add r2, r8, #16 │ │ │ │ + add r3, pc, r3 │ │ │ │ + vstr d16, [sp, #56] @ 0x38 │ │ │ │ + vstr d16, [sp, #64] @ 0x40 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + ldr r3, [pc, #612] @ 3f408 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ - str r1, [sp, #36] @ 0x24 │ │ │ │ - str r9, [sp, #28] │ │ │ │ str r8, [sp, #60] @ 0x3c │ │ │ │ str r2, [r9] │ │ │ │ + vstr d16, [sp, #72] @ 0x48 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + ldr r3, [pc, #584] @ 3f40c │ │ │ │ + vstr d16, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - add r1, sp, #20 │ │ │ │ ldr r0, [r3] │ │ │ │ - bl b2344 │ │ │ │ + bl b87d4 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 3e4dc │ │ │ │ + bne 3f388 │ │ │ │ ldr r3, [r8, #16] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 3e4f4 │ │ │ │ - ldr r3, [pc, #520] @ 3e560 │ │ │ │ + beq 3f3a4 │ │ │ │ + ldr r3, [pc, #548] @ 3f410 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 3e388 │ │ │ │ + beq 3f220 │ │ │ │ cmp r4, #29 │ │ │ │ - bgt 3e528 │ │ │ │ + bgt 3f3d8 │ │ │ │ cmp r4, #2 │ │ │ │ movle r4, #9 │ │ │ │ - ble 3e388 │ │ │ │ - ldr r3, [pc, #484] @ 3e564 │ │ │ │ + ble 3f220 │ │ │ │ + mov r3, #520 @ 0x208 │ │ │ │ + movt r3, #8706 @ 0x2202 │ │ │ │ lsr r3, r3, r4 │ │ │ │ tst r3, #1 │ │ │ │ moveq r4, #9 │ │ │ │ - ldr r3, [pc, #472] @ 3e568 │ │ │ │ - mov r0, #65536 @ 0x10000 │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ - mov r1, #131072 @ 0x20000 │ │ │ │ - strd r0, [r7, #16] │ │ │ │ + ldr r3, [pc, #492] @ 3f414 │ │ │ │ mov r0, r4 │ │ │ │ + mul r8, r5, r6 │ │ │ │ + ldr r7, [r7, r3] │ │ │ │ + mov r3, #65536 @ 0x10000 │ │ │ │ stm r7, {r5, r6} │ │ │ │ + str r3, [r7, #16] │ │ │ │ + mov r3, #131072 @ 0x20000 │ │ │ │ str r4, [r7, #8] │ │ │ │ - bl bfb04 │ │ │ │ - mul r8, r5, r6 │ │ │ │ - ldr r2, [pc, #436] @ 3e56c │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r2, [r2] │ │ │ │ + str r3, [r7, #20] │ │ │ │ + bl c6a4c │ │ │ │ + ldr r3, [pc, #452] @ 3f418 │ │ │ │ cmp r0, #0 │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r3] │ │ │ │ add r3, r0, #7 │ │ │ │ movge r3, r0 │ │ │ │ asr r3, r3, #3 │ │ │ │ mul r3, r8, r3 │ │ │ │ cmp r2, #0 │ │ │ │ str r3, [r7, #12] │ │ │ │ - ldr r3, [pc, #400] @ 3e570 │ │ │ │ + ldr r3, [pc, #416] @ 3f41c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r3, #16] │ │ │ │ - bne 3e4a8 │ │ │ │ - ldr r7, [pc, #388] @ 3e574 │ │ │ │ + bne 3f354 │ │ │ │ cmp r6, #1 │ │ │ │ + ldr r7, [pc, #400] @ 3f420 │ │ │ │ add r7, pc, r7 │ │ │ │ - ble 3e4b8 │ │ │ │ - ldr r6, [pc, #376] @ 3e578 │ │ │ │ + ble 3f364 │ │ │ │ + ldr r6, [pc, #392] @ 3f424 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl bfd78 │ │ │ │ - ldr r2, [pc, #364] @ 3e57c │ │ │ │ + ldr r4, [pc, #384] @ 3f428 │ │ │ │ + bl c6cd4 │ │ │ │ + ldr r2, [pc, #380] @ 3f42c │ │ │ │ + mov ip, r0 │ │ │ │ mov r1, #4 │ │ │ │ mov r3, r8 │ │ │ │ - add r2, pc, r2 │ │ │ │ + mov r0, r1 │ │ │ │ str r7, [sp] │ │ │ │ - ldr r4, [pc, #348] @ 3e580 │ │ │ │ - add r4, pc, r4 │ │ │ │ - mov ip, r0 │ │ │ │ stmib sp, {r5, r6, ip} │ │ │ │ - mov r0, r1 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #328] @ 3e584 │ │ │ │ + add r4, pc, r4 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r2, [pc, #344] @ 3f430 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r1, [pc, #312] @ 3e588 │ │ │ │ + bl b155c │ │ │ │ + ldr r1, [pc, #328] @ 3f434 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 2372c │ │ │ │ + bl 23664 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r4, #4] │ │ │ │ - beq 3e4c4 │ │ │ │ - ldr r3, [pc, #288] @ 3e58c │ │ │ │ + beq 3f370 │ │ │ │ + ldr r3, [pc, #304] @ 3f438 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 3e4e4 │ │ │ │ + bne 3f390 │ │ │ │ mov r0, #1 │ │ │ │ - ldr r2, [pc, #268] @ 3e590 │ │ │ │ - ldr r3, [pc, #184] @ 3e540 │ │ │ │ + ldr r2, [pc, #284] @ 3f43c │ │ │ │ + ldr r3, [pc, #216] @ 3f3fc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 3e538 │ │ │ │ + bne 3f3e8 │ │ │ │ add sp, sp, #92 @ 0x5c │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldr r7, [pc, #228] @ 3e594 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + add sp, sp, #24 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r7, [pc, #228] @ 3f440 │ │ │ │ cmp r6, #1 │ │ │ │ add r7, pc, r7 │ │ │ │ - bgt 3e3f8 │ │ │ │ - ldr r6, [pc, #216] @ 3e598 │ │ │ │ + bgt 3f294 │ │ │ │ + ldr r6, [pc, #216] @ 3f444 │ │ │ │ add r6, pc, r6 │ │ │ │ - b 3e400 │ │ │ │ - ldr r2, [pc, #208] @ 3e59c │ │ │ │ - ldr r3, [r4, #16] │ │ │ │ - add r2, pc, r2 │ │ │ │ + b 3f29c │ │ │ │ + ldr r2, [pc, #208] @ 3f448 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, #4 │ │ │ │ - bl ab6e0 │ │ │ │ + ldr r3, [r4, #16] │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r0, #0 │ │ │ │ - b 3e47c │ │ │ │ - ldr r2, [pc, #180] @ 3e5a0 │ │ │ │ + b 3f318 │ │ │ │ + mov r2, #61440 @ 0xf000 │ │ │ │ + movt r2, #32767 @ 0x7fff │ │ │ │ mov r3, #0 │ │ │ │ - bl 3de08 │ │ │ │ - b 3e478 │ │ │ │ + bl 3ec48 │ │ │ │ + b 3f314 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 3e51c │ │ │ │ - ldr r0, [pc, #156] @ 3e5a4 │ │ │ │ + beq 3f3cc │ │ │ │ + ldr r0, [pc, #148] @ 3f44c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 21f74 │ │ │ │ - ldr r3, [pc, #148] @ 3e5a8 │ │ │ │ + bl 21edc │ │ │ │ + ldr r3, [pc, #140] @ 3f450 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r3, #16] │ │ │ │ - b 3e350 │ │ │ │ - ldr r0, [pc, #136] @ 3e5ac │ │ │ │ + b 3f1e4 │ │ │ │ + ldr r0, [pc, #128] @ 3f454 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 3e508 │ │ │ │ + b 3f3b8 │ │ │ │ sub r3, r4, #264 @ 0x108 │ │ │ │ cmp r3, #2 │ │ │ │ movcs r4, #9 │ │ │ │ - b 3e388 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eorseq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - andseq fp, r8, r8, lsl #24 │ │ │ │ - eorseq sl, r0, r0, asr ip │ │ │ │ - andseq lr, r8, r8, ror #18 │ │ │ │ - strhteq pc, [pc], -r4 @ │ │ │ │ - mlaseq r0, ip, r2, r2 │ │ │ │ - @ instruction: 0x0019f8b0 │ │ │ │ - andeq r1, r0, r4, lsr #20 │ │ │ │ - eorseq r2, r0, r8, asr r2 │ │ │ │ - andcs r0, r2, #8, 4 @ 0x80000000 │ │ │ │ - andeq r1, r0, r4, asr #12 │ │ │ │ - ldrshteq r2, [r0], -r8 │ │ │ │ - eorseq sl, r0, r4, asr fp │ │ │ │ - andseq lr, r8, r4, asr #16 │ │ │ │ - andseq lr, r8, r0, asr #16 │ │ │ │ - andseq lr, r8, r0, asr #16 │ │ │ │ - eorseq sl, r0, r0, lsl fp │ │ │ │ - andseq lr, r8, ip, asr r8 │ │ │ │ - andseq lr, r8, ip, ror #17 │ │ │ │ - eorseq r2, r0, r4, asr #2 │ │ │ │ - eoreq pc, pc, ip, lsr lr @ │ │ │ │ - andseq lr, r8, ip, ror r7 │ │ │ │ - andseq lr, r8, r8, lsl #15 │ │ │ │ - andseq lr, r8, r4, ror r8 │ │ │ │ - svcvc 0x00fff000 │ │ │ │ - andseq lr, r8, r8, lsl #14 │ │ │ │ - eorseq sl, r0, r0, lsr #20 │ │ │ │ - @ instruction: 0x0018e6fc │ │ │ │ + b 3f220 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + @ instruction: 0x0019cff0 │ │ │ │ + eorseq pc, r1, r8, lsl #3 │ │ │ │ + eorseq r9, r2, r0, ror #27 │ │ │ │ + eorseq r1, r2, r4, asr r4 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq pc, r1, r0, ror r1 @ │ │ │ │ + andseq r0, fp, r8, lsl #25 │ │ │ │ + andseq pc, r9, r8, ror #25 │ │ │ │ + andeq r1, r0, r0, lsl sl │ │ │ │ + eorseq r1, r2, r4, asr #7 │ │ │ │ + andeq r1, r0, r0, lsr r6 │ │ │ │ + eorseq r1, r2, r8, asr r3 │ │ │ │ + ldrhteq r9, [r2], -r8 │ │ │ │ + @ instruction: 0x0019fbf8 │ │ │ │ + @ instruction: 0x0019fbf4 │ │ │ │ + eorseq r9, r2, ip, ror #24 │ │ │ │ + @ instruction: 0x0019fbdc │ │ │ │ + andseq pc, r9, r0, lsl ip @ │ │ │ │ + andseq pc, r9, r0, lsr #25 │ │ │ │ + eorseq r1, r2, r8, lsr #5 │ │ │ │ + ldrhteq lr, [r1], -r0 │ │ │ │ + andseq pc, r9, r0, lsr #22 │ │ │ │ + andseq pc, r9, ip, lsr #22 │ │ │ │ + andseq pc, r9, r0, lsl ip @ │ │ │ │ + andseq pc, r9, r8, lsr #21 │ │ │ │ + eorseq r9, r2, r0, ror fp │ │ │ │ + mulseq r9, ip, sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r2, [pc, #136] @ 3e650 │ │ │ │ + ldr r2, [pc, #148] @ 3f50c │ │ │ │ mov r1, #4 │ │ │ │ - mov r0, r1 │ │ │ │ sub sp, sp, #8 │ │ │ │ + mov r0, r1 │ │ │ │ + ldr r6, [pc, #136] @ 3f510 │ │ │ │ + ldr r4, [pc, #136] @ 3f514 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #116] @ 3e654 │ │ │ │ + bl b155c │ │ │ │ + ldr r2, [pc, #128] @ 3f518 │ │ │ │ mov r0, #41 @ 0x29 │ │ │ │ - ldr r6, [pc, #112] @ 3e658 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #4 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r3, [pc, #100] @ 3e65c │ │ │ │ add r6, pc, r6 │ │ │ │ - ldr r4, [pc, #96] @ 3e660 │ │ │ │ - ldr r5, [pc, #96] @ 3e664 │ │ │ │ - ldr r0, [r6, r3] │ │ │ │ + ldr r5, [pc, #116] @ 3f51c │ │ │ │ add r4, pc, r4 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r3, [pc, #104] @ 3f520 │ │ │ │ add r5, pc, r5 │ │ │ │ - ldr r1, [r0] │ │ │ │ + ldr r0, [r6, r3] │ │ │ │ mov r2, r5 │ │ │ │ - ldr ip, [r1] │ │ │ │ - ldr r3, [r1, #4] │ │ │ │ - mov r0, #0 │ │ │ │ mov r1, #4 │ │ │ │ + ldr r3, [r0] │ │ │ │ + mov r0, #0 │ │ │ │ + ldr ip, [r3] │ │ │ │ + ldr r3, [r3, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ + bl b155c │ │ │ │ ldr r0, [r4, #4]! │ │ │ │ cmp r0, #0 │ │ │ │ - bne 3e60c │ │ │ │ - ldr r2, [pc, #40] @ 3e668 │ │ │ │ + bne 3f4bc │ │ │ │ + ldr r2, [pc, #52] @ 3f524 │ │ │ │ mov r1, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ add sp, sp, #8 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - b ab6e0 │ │ │ │ - @ instruction: 0x0018e7d0 │ │ │ │ - andseq lr, r8, r0, ror #15 │ │ │ │ - eoreq pc, pc, ip, asr #25 │ │ │ │ - andeq r1, r0, r8, asr #16 │ │ │ │ - eoreq r9, pc, ip, lsl ip @ │ │ │ │ - @ instruction: 0x0018e7d0 │ │ │ │ - andseq lr, r8, r0, lsl #31 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ + add sp, sp, #16 │ │ │ │ + b b155c │ │ │ │ + andseq pc, r9, r8, ror #22 │ │ │ │ + eorseq lr, r1, r4, lsr lr │ │ │ │ + eorseq r8, r1, ip, lsl #27 │ │ │ │ + andseq pc, r9, ip, ror #22 │ │ │ │ + andseq pc, r9, r4, ror fp @ │ │ │ │ + andeq r1, r0, r4, lsr r8 │ │ │ │ + andseq r0, sl, r0, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ - ldr r9, [pc, #632] @ 3e8fc │ │ │ │ + ldr r9, [pc, #652] @ 3f7dc │ │ │ │ sub sp, sp, #28 │ │ │ │ subs sl, r0, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ add r9, pc, r9 │ │ │ │ - beq 3e840 │ │ │ │ + beq 3f720 │ │ │ │ ldr r5, [sl] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 3e840 │ │ │ │ - ldr r3, [pc, #600] @ 3e900 │ │ │ │ - ldr r8, [pc, #600] @ 3e904 │ │ │ │ + beq 3f720 │ │ │ │ + ldr r3, [pc, #620] @ 3f7e0 │ │ │ │ + ldr r8, [pc, #620] @ 3f7e4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ - ldr r3, [pc, #592] @ 3e908 │ │ │ │ add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #608] @ 3f7e8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldrb r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 3e840 │ │ │ │ + beq 3f720 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r2, #5 │ │ │ │ mov r0, r5 │ │ │ │ - bl 249b0 │ │ │ │ + bl 248dc │ │ │ │ cmp r0, #0 │ │ │ │ - beq 3e8d4 │ │ │ │ + beq 3f7b4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, #6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 249b0 │ │ │ │ + bl 248dc │ │ │ │ cmp r0, #0 │ │ │ │ - beq 3e8d4 │ │ │ │ + beq 3f7b4 │ │ │ │ ldr r0, [r8] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #58 @ 0x3a │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r8] │ │ │ │ - bl 24b6c │ │ │ │ + bl 24a98 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r8] │ │ │ │ - beq 3e824 │ │ │ │ + beq 3f704 │ │ │ │ sub r7, r0, r5 │ │ │ │ add r0, r7, #1 │ │ │ │ - add r0, r5, r0 │ │ │ │ - bl 21f74 │ │ │ │ mov r6, r7 │ │ │ │ + add r0, r5, r0 │ │ │ │ + bl 21edc │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r8] │ │ │ │ - beq 3e8f0 │ │ │ │ - ldr r2, [pc, #448] @ 3e90c │ │ │ │ - str r0, [sp, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ + beq 3f7d0 │ │ │ │ + ldr r2, [pc, #468] @ 3f7ec │ │ │ │ mov r3, r7 │ │ │ │ mov r1, #6 │ │ │ │ - mov r0, #4 │ │ │ │ str r5, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ - ldr fp, [pc, #420] @ 3e910 │ │ │ │ - ldr r2, [pc, #420] @ 3e914 │ │ │ │ + str r0, [sp, #4] │ │ │ │ + mov r0, #4 │ │ │ │ + ldr fp, [pc, #448] @ 3f7f0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r2, [pc, #440] @ 3f7f4 │ │ │ │ add fp, pc, fp │ │ │ │ ldr r4, [r9, r2] │ │ │ │ - b 3e784 │ │ │ │ + b 3f650 │ │ │ │ ldr r4, [fp, #4]! │ │ │ │ cmp r4, #0 │ │ │ │ - beq 3e804 │ │ │ │ + beq 3f6e4 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r2, r6 │ │ │ │ - ldr r0, [r3, #4] │ │ │ │ mov r1, r5 │ │ │ │ - bl 249b0 │ │ │ │ + ldr r0, [r3, #4] │ │ │ │ + bl 248dc │ │ │ │ cmp r0, #0 │ │ │ │ - bne 3e778 │ │ │ │ - ldrd r2, [sp, #64] @ 0x40 │ │ │ │ - ldrd r0, [sp, #16] │ │ │ │ + bne 3f644 │ │ │ │ ldr r6, [r4, #8] │ │ │ │ + ldrd r0, [sp, #16] │ │ │ │ + ldrd r2, [sp, #64] @ 0x40 │ │ │ │ blx r6 │ │ │ │ - ldr r2, [pc, #352] @ 3e918 │ │ │ │ + ldr r2, [pc, #372] @ 3f7f8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, #8] │ │ │ │ bics r1, r3, #2 │ │ │ │ eoreq r3, r3, #1 │ │ │ │ streq r3, [r2, #8] │ │ │ │ cmp r0, #0 │ │ │ │ - bne 3e7f8 │ │ │ │ - ldr r2, [pc, #324] @ 3e91c │ │ │ │ + bne 3f6c4 │ │ │ │ + ldr r2, [pc, #344] @ 3f7fc │ │ │ │ mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, #4 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ ldr r5, [sl, #4]! │ │ │ │ cmp r5, #0 │ │ │ │ - bne 3e6c0 │ │ │ │ + bne 3f58c │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r2, [pc, #276] @ 3e920 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r2, [pc, #276] @ 3f800 │ │ │ │ mov r3, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, #4 │ │ │ │ str r5, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ - b 3e7e8 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 3f6b4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 240d4 │ │ │ │ + bl 2400c │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r0 │ │ │ │ - ldr r0, [pc, #232] @ 3e924 │ │ │ │ + ldr r0, [pc, #232] @ 3f804 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 3e744 │ │ │ │ - ldr r4, [pc, #224] @ 3e928 │ │ │ │ - ldr r5, [pc, #224] @ 3e92c │ │ │ │ + b 3f610 │ │ │ │ + ldr r4, [pc, #224] @ 3f808 │ │ │ │ + ldr r5, [pc, #224] @ 3f80c │ │ │ │ + ldr r6, [pc, #224] @ 3f810 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 24c8c │ │ │ │ - ldr r2, [pc, #212] @ 3e930 │ │ │ │ + bl 24bb8 │ │ │ │ + ldr r2, [pc, #212] @ 3f814 │ │ │ │ mov r3, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #6 │ │ │ │ mov r0, #4 │ │ │ │ + add r5, pc, r5 │ │ │ │ str r3, [r4] │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r3, [pc, #156] @ 3e914 │ │ │ │ - ldr r6, [pc, #184] @ 3e934 │ │ │ │ - ldr r4, [r9, r3] │ │ │ │ + add r6, pc, r6 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r3, [pc, #144] @ 3f7f4 │ │ │ │ ldr r7, [sp, #16] │ │ │ │ ldr r8, [sp, #20] │ │ │ │ + ldr r4, [r9, r3] │ │ │ │ ldr r9, [sp, #64] @ 0x40 │ │ │ │ ldr sl, [sp, #68] @ 0x44 │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r6, pc, r6 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r9 │ │ │ │ ldr fp, [r4, #8] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ blx fp │ │ │ │ ldr r3, [r6, #8] │ │ │ │ bics r2, r3, #2 │ │ │ │ eoreq r3, r3, #1 │ │ │ │ streq r3, [r6, #8] │ │ │ │ cmp r0, #0 │ │ │ │ - bne 3e7f8 │ │ │ │ + bne 3f6c4 │ │ │ │ ldr r4, [r5, #4]! │ │ │ │ cmp r4, #0 │ │ │ │ - bne 3e894 │ │ │ │ - b 3e7f4 │ │ │ │ - ldr r2, [pc, #92] @ 3e938 │ │ │ │ + bne 3f774 │ │ │ │ + b 3f6c0 │ │ │ │ + ldr r2, [pc, #92] @ 3f818 │ │ │ │ mov r0, #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #0 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r0, #0 │ │ │ │ - bl 37dd4 │ │ │ │ - ldr r0, [pc, #68] @ 3e93c │ │ │ │ + bl 38790 │ │ │ │ + ldr r0, [pc, #68] @ 3f81c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 3e744 │ │ │ │ - eoreq pc, pc, r4, lsr ip @ │ │ │ │ - andseq lr, r8, r4, ror #14 │ │ │ │ - mlaseq r0, r0, r8, sl │ │ │ │ - andseq lr, r8, ip, asr r7 │ │ │ │ - andseq lr, r8, ip, lsl r7 │ │ │ │ - strhteq r9, [pc], -r4 │ │ │ │ - andeq r1, r0, r8, asr #16 │ │ │ │ - ldrshteq r1, [r0], -ip │ │ │ │ - andseq lr, r8, r4, asr #13 │ │ │ │ - @ instruction: 0x0018e6b8 │ │ │ │ - andseq lr, r8, r8, lsr #11 │ │ │ │ - ldrshteq sl, [r0], -ip │ │ │ │ - mlaeq pc, r4, r9, r9 @ │ │ │ │ - andseq lr, r8, ip, lsl #11 │ │ │ │ - eorseq r1, r0, r0, lsr #26 │ │ │ │ - andseq lr, r8, r0, asr #10 │ │ │ │ - andseq lr, r8, ip, ror #9 │ │ │ │ + b 3f610 │ │ │ │ + eorseq lr, r1, r8, ror sp │ │ │ │ + andseq pc, r9, r8, ror #21 │ │ │ │ + eorseq r9, r2, r8, asr #19 │ │ │ │ + andseq pc, r9, r0, ror #21 │ │ │ │ + andseq pc, r9, ip, lsl #21 │ │ │ │ + ldrshteq r8, [r1], -r8 │ │ │ │ + andeq r1, r0, r4, lsr r8 │ │ │ │ + eorseq r0, r2, r0, lsr pc │ │ │ │ + andseq pc, r9, r0, asr #20 │ │ │ │ + andseq pc, r9, ip, lsl sl @ │ │ │ │ + andseq pc, r9, r8, lsl r9 @ │ │ │ │ + eorseq r9, r2, r8, lsl r8 │ │ │ │ + eorseq r8, r1, r8, ror #21 │ │ │ │ + eorseq r0, r2, r0, ror #28 │ │ │ │ + andseq pc, r9, r4, ror #17 │ │ │ │ + andseq pc, r9, ip, lsr #17 │ │ │ │ + andseq pc, r9, ip, asr r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ - str r0, [ip, #4072] @ 0xfe8 │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ + str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #20] │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ blx r3 │ │ │ │ sub r4, r0, r4 │ │ │ │ cmp r4, #0 │ │ │ │ - pople {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r3, [pc, #56] @ 3e9ac │ │ │ │ + ble 3f868 │ │ │ │ + ldr r3, [pc, #84] @ 3f8b0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ands r6, r2, #448 @ 0x1c0 │ │ │ │ - popne {r4, r5, r6, r7, r8, pc} │ │ │ │ + beq 3f878 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 25460 │ │ │ │ + bl 2538c │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ - mov r7, r0 │ │ │ │ + mov r4, r0 │ │ │ │ blx r3 │ │ │ │ - mov r0, r7 │ │ │ │ - pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 24c8c │ │ │ │ - eorseq r1, r0, r0, asr #24 │ │ │ │ - ldr ip, [pc, #88] @ 3ea10 │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + mov r0, r4 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ + add sp, sp, #16 │ │ │ │ + b 24bb8 │ │ │ │ + eorseq r0, r2, r8, asr sp │ │ │ │ + ldr ip, [pc, #88] @ 3f914 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ + ldr lr, [pc, #84] @ 3f918 │ │ │ │ + ldr r3, [pc, #84] @ 3f91c │ │ │ │ add ip, pc, ip │ │ │ │ - ldr lr, [pc, #80] @ 3ea14 │ │ │ │ - ldr r3, [pc, #80] @ 3ea18 │ │ │ │ ldr ip, [ip, lr] │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r2, [r3, #16] │ │ │ │ ldr ip, [ip] │ │ │ │ ldr r0, [r3, #24] │ │ │ │ + ldr r1, [r3, #20] │ │ │ │ and ip, ip, #1 │ │ │ │ cmp ip, #0 │ │ │ │ ldr ip, [r3, #28] │ │ │ │ - ldr r2, [r3, #16] │ │ │ │ - ldr r1, [r3, #20] │ │ │ │ mov lr, r0 │ │ │ │ moveq r0, ip │ │ │ │ + moveq ip, lr │ │ │ │ + str ip, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ mov r0, r2 │ │ │ │ - moveq ip, lr │ │ │ │ moveq r2, r1 │ │ │ │ moveq r1, r0 │ │ │ │ - str ip, [r3, #8] │ │ │ │ stm r3, {r1, r2} │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - eoreq pc, pc, r8, lsl #18 │ │ │ │ - andeq r1, r0, r4, lsr #24 │ │ │ │ - eorseq sl, r0, r0, lsl #11 │ │ │ │ - ldr r3, [pc, #8] @ 3ea2c │ │ │ │ + eorseq lr, r1, ip, lsl #20 │ │ │ │ + andeq r1, r0, r0, lsl ip │ │ │ │ + eorseq r9, r2, ip, ror r6 │ │ │ │ + ldr r3, [pc, #8] @ 3f930 │ │ │ │ add r3, pc, r3 │ │ │ │ strd r0, [r3, #16] │ │ │ │ bx lr │ │ │ │ - eorseq sl, r0, r8, lsr #10 │ │ │ │ - ldr r3, [pc, #8] @ 3ea40 │ │ │ │ + eorseq r9, r2, r4, lsr #12 │ │ │ │ + ldr r3, [pc, #8] @ 3f944 │ │ │ │ add r3, pc, r3 │ │ │ │ strd r0, [r3, #24] │ │ │ │ bx lr │ │ │ │ - eorseq sl, r0, r4, lsl r5 │ │ │ │ + eorseq r9, r2, r0, lsl r6 │ │ │ │ + cmp r0, #0 │ │ │ │ + movle r3, #1 │ │ │ │ + movgt r3, #0 │ │ │ │ + cmp r1, #0 │ │ │ │ + movgt r3, #0 │ │ │ │ + andle r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + movne r1, #768 @ 0x300 │ │ │ │ + movne r0, #1024 @ 0x400 │ │ │ │ + bne 3f998 │ │ │ │ + cmp r1, #0 │ │ │ │ + ble 3f9e8 │ │ │ │ cmp r0, #0 │ │ │ │ - cmple r1, #0 │ │ │ │ - movle r1, #768 @ 0x300 │ │ │ │ - movle r0, #1024 @ 0x400 │ │ │ │ - ble 3ea78 │ │ │ │ - cmp r1, #0 │ │ │ │ - ble 3eac8 │ │ │ │ - cmp r0, #0 │ │ │ │ - lslle r0, r1, #2 │ │ │ │ - ldrle r3, [pc, #116] @ 3eae4 │ │ │ │ - addle r0, r0, #2 │ │ │ │ - umullle r3, r0, r3, r0 │ │ │ │ - lsrle r0, r0, #1 │ │ │ │ - ldr r3, [pc, #104] @ 3eae8 │ │ │ │ + bgt 3f998 │ │ │ │ + lsl r0, r1, #2 │ │ │ │ + movw r3, #43691 @ 0xaaab │ │ │ │ + movt r3, #43690 @ 0xaaaa │ │ │ │ + add r0, r0, #2 │ │ │ │ + umull r3, r0, r3, r0 │ │ │ │ + lsr r0, r0, #1 │ │ │ │ + ldr r3, [pc, #100] @ 3fa04 │ │ │ │ add r3, pc, r3 │ │ │ │ vldr s13, [r3, #44] @ 0x2c │ │ │ │ strd r0, [r3, #32] │ │ │ │ vcmp.f32 s13, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne 3eab8 │ │ │ │ + bne 3f9d8 │ │ │ │ vmov s15, r0 │ │ │ │ - ldr r3, [pc, #76] @ 3eaec │ │ │ │ + ldr r3, [pc, #72] @ 3fa08 │ │ │ │ vmov s14, r1 │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ add r3, pc, r3 │ │ │ │ vldr s13, [r3] │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ vcvt.f32.s32 s14, s14 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vdiv.f32 s13, s15, s14 │ │ │ │ - ldr r3, [pc, #48] @ 3eaf0 │ │ │ │ + ldr r3, [pc, #44] @ 3fa0c │ │ │ │ add r3, pc, r3 │ │ │ │ vstr s13, [r3, #48] @ 0x30 │ │ │ │ bx lr │ │ │ │ add r3, r0, #1 │ │ │ │ add r3, r3, r3, lsl #1 │ │ │ │ cmp r3, #0 │ │ │ │ add r1, r3, #3 │ │ │ │ movge r1, r3 │ │ │ │ asr r1, r1, #2 │ │ │ │ - b 3ea78 │ │ │ │ - bge feae9598 <_IO_stdin_used@@MPLAYER_1+0xfe922588> │ │ │ │ - eorseq sl, r0, ip, asr #9 │ │ │ │ - eorseq r1, r0, r8, lsr #22 │ │ │ │ - eorseq sl, r0, ip, lsl #9 │ │ │ │ + b 3f998 │ │ │ │ + eorseq r9, r2, ip, lsr #11 │ │ │ │ + eorseq r0, r2, ip, lsl #24 │ │ │ │ + eorseq r9, r2, ip, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ mov r5, r0 │ │ │ │ mov r4, r1 │ │ │ │ - bl 3e9b0 │ │ │ │ - ldr r3, [pc, #288] @ 3ec40 │ │ │ │ + vmov s15, r6 │ │ │ │ + bl 3f8b4 │ │ │ │ + ldr r3, [pc, #300] @ 3fb78 │ │ │ │ add r3, pc, r3 │ │ │ │ + vcvt.f32.s32 s13, s15 │ │ │ │ vldr s15, [r3, #32] │ │ │ │ - vldr s14, [r3, #48] @ 0x30 │ │ │ │ + vldr s10, [r3, #48] @ 0x30 │ │ │ │ str r6, [r5] │ │ │ │ - vcvt.f32.s32 s12, s15 │ │ │ │ + vcvt.f32.s32 s14, s15 │ │ │ │ vldr s15, [r3, #8] │ │ │ │ - vcvt.f32.s32 s9, s15 │ │ │ │ - vdiv.f32 s11, s12, s14 │ │ │ │ - vmov s15, r6 │ │ │ │ - vcvt.f32.s32 s13, s15 │ │ │ │ - vdiv.f32 s15, s13, s9 │ │ │ │ + vcvt.f32.s32 s12, s15 │ │ │ │ + vdiv.f32 s11, s14, s10 │ │ │ │ + vdiv.f32 s15, s13, s12 │ │ │ │ vldr s13, [r3, #36] @ 0x24 │ │ │ │ - vcvt.f32.s32 s10, s13 │ │ │ │ - vdiv.f32 s13, s10, s11 │ │ │ │ + vcvt.f32.s32 s13, s13 │ │ │ │ + vdiv.f32 s9, s13, s11 │ │ │ │ vldr s11, [r3, #12] │ │ │ │ - vcvt.f32.s32 s8, s11 │ │ │ │ - vmul.f32 s15, s15, s8 │ │ │ │ - vmul.f32 s15, s15, s13 │ │ │ │ + vcvt.f32.s32 s11, s11 │ │ │ │ + vmul.f32 s15, s15, s11 │ │ │ │ + vmul.f32 s15, s15, s9 │ │ │ │ vcvt.s32.f32 s15, s15 │ │ │ │ vmov lr, s15 │ │ │ │ cmp lr, #0 │ │ │ │ and ip, lr, #1 │ │ │ │ rsblt ip, ip, #0 │ │ │ │ add ip, ip, lr │ │ │ │ cmp ip, r7 │ │ │ │ str ip, [r4] │ │ │ │ - bgt 3eb94 │ │ │ │ + bgt 3fabc │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp ip, r3 │ │ │ │ - bge 3ec18 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - vmov.f64 d2, #112 @ 0x3f800000 1.0 │ │ │ │ - vcvt.f64.f32 d5, s10 │ │ │ │ - vcvt.f64.f32 d6, s12 │ │ │ │ - vdiv.f64 d3, d2, d7 │ │ │ │ + bge 3fb50 │ │ │ │ + vcvt.f64.f32 d18, s10 │ │ │ │ + vmov.f64 d19, #112 @ 0x3f800000 1.0 │ │ │ │ vmov s15, r7 │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - vdiv.f32 s14, s15, s8 │ │ │ │ - vmul.f32 s14, s14, s9 │ │ │ │ - vdiv.f64 d4, d5, d3 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - vdiv.f64 d5, d6, d4 │ │ │ │ - vmul.f64 d7, d7, d5 │ │ │ │ - vcvt.s32.f64 s15, d7 │ │ │ │ + vcvt.f64.f32 d16, s13 │ │ │ │ + vcvt.f64.f32 d17, s14 │ │ │ │ + vdiv.f64 d20, d19, d18 │ │ │ │ + vcvt.f32.s32 s14, s15 │ │ │ │ + vdiv.f32 s15, s14, s11 │ │ │ │ + vdiv.f64 d19, d16, d20 │ │ │ │ + vmul.f32 s15, s15, s12 │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ + vdiv.f64 d18, d17, d19 │ │ │ │ + vmul.f64 d16, d16, d18 │ │ │ │ + vcvt.s32.f64 s15, d16 │ │ │ │ vmov r1, s15 │ │ │ │ cmp r1, #0 │ │ │ │ and lr, r1, #1 │ │ │ │ rsblt lr, lr, #0 │ │ │ │ add lr, lr, r1 │ │ │ │ cmp r6, lr │ │ │ │ - blt 3ec20 │ │ │ │ + blt 3fb58 │ │ │ │ str r7, [r4] │ │ │ │ str lr, [r5] │ │ │ │ ldr ip, [r4] │ │ │ │ vmov s15, lr │ │ │ │ - ldr r3, [pc, #68] @ 3ec44 │ │ │ │ + ldr r3, [pc, #84] @ 3fb7c │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ vcvt.f32.s32 s14, s15 │ │ │ │ vmov s15, ip │ │ │ │ - add r3, pc, r3 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vdiv.f32 s13, s14, s15 │ │ │ │ vstr s13, [r3, #40] @ 0x28 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr lr, [r5] │ │ │ │ - b 3ebf4 │ │ │ │ - ldr r2, [pc, #32] @ 3ec48 │ │ │ │ + b 3fb1c │ │ │ │ + ldr r2, [pc, #32] @ 3fb80 │ │ │ │ mov r1, #2 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr lr, [r5] │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ ldr ip, [r4] │ │ │ │ - b 3ebf4 │ │ │ │ - eorseq sl, r0, ip, lsr #8 │ │ │ │ - eorseq sl, r0, r4, asr #6 │ │ │ │ - @ instruction: 0x0018e2bc │ │ │ │ + ldr lr, [r5] │ │ │ │ + b 3fb1c │ │ │ │ + eorseq r9, r2, r0, lsl #10 │ │ │ │ + eorseq r9, r2, ip, lsl r4 │ │ │ │ + @ instruction: 0x0019f5d0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r5, [pc, #164] @ 3ed08 │ │ │ │ + ldr r5, [pc, #176] @ 3fc58 │ │ │ │ mov r4, r2 │ │ │ │ mov r7, r0 │ │ │ │ mov r6, r1 │ │ │ │ - bl 3e9b0 │ │ │ │ + bl 3f8b4 │ │ │ │ cmp r4, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ - beq 3ecbc │ │ │ │ - ldr r3, [pc, #136] @ 3ed0c │ │ │ │ + beq 3fbf4 │ │ │ │ + ldr r3, [pc, #148] @ 3fc5c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r4, #2 │ │ │ │ cmpne r3, #0 │ │ │ │ - blt 3ecec │ │ │ │ - ldr r2, [pc, #116] @ 3ed10 │ │ │ │ - ldr r3, [pc, #116] @ 3ed14 │ │ │ │ + blt 3fc48 │ │ │ │ + ldr r2, [pc, #128] @ 3fc60 │ │ │ │ + ldr r3, [pc, #128] @ 3fc64 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - mov r1, r6 │ │ │ │ - mov r0, r7 │ │ │ │ ldr r2, [r2] │ │ │ │ - pop {r4, r5, r6, r7, r8, lr} │ │ │ │ ldr r3, [r3] │ │ │ │ - b 3eaf4 │ │ │ │ - ldr r3, [pc, #84] @ 3ed18 │ │ │ │ + b 3fc14 │ │ │ │ + ldr r3, [pc, #108] @ 3fc68 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - popne {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r3, [pc, #68] @ 3ed1c │ │ │ │ - mov r1, r6 │ │ │ │ + bne 3fc34 │ │ │ │ + ldr r3, [pc, #92] @ 3fc6c │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r0, r7 │ │ │ │ ldrd r2, [r3, #8] │ │ │ │ - pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 3eaf4 │ │ │ │ - ldr r3, [pc, #44] @ 3ed20 │ │ │ │ mov r1, r6 │ │ │ │ - add r3, pc, r3 │ │ │ │ mov r0, r7 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + ldr lr, [sp, #20] │ │ │ │ + add sp, sp, #24 │ │ │ │ + b 3fa10 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r3, [pc, #32] @ 3fc70 │ │ │ │ + add r3, pc, r3 │ │ │ │ ldrd r2, [r3, #32] │ │ │ │ - pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 3eaf4 │ │ │ │ - eoreq pc, pc, ip, asr #12 │ │ │ │ - @ instruction: 0x000018bc │ │ │ │ - andeq r1, r0, r4, lsl #22 │ │ │ │ - andeq r1, r0, r4, ror #19 │ │ │ │ - andeq r1, r0, r0, ror #12 │ │ │ │ - eorseq sl, r0, r0, ror r2 │ │ │ │ - eorseq sl, r0, r4, asr r2 │ │ │ │ + b 3fc14 │ │ │ │ + eorseq lr, r1, r8, lsl r7 │ │ │ │ + andeq r1, r0, r8, lsr #17 │ │ │ │ + strdeq r1, [r0], -r0 │ │ │ │ + ldrdeq r1, [r0], -r0 │ │ │ │ + andeq r1, r0, ip, asr #12 │ │ │ │ + eorseq r9, r2, ip, lsr r3 │ │ │ │ + ldrshteq r9, [r2], -ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ - ldr r2, [pc, #376] @ 3eeb4 │ │ │ │ - ldr r3, [pc, #376] @ 3eeb8 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ + ldr r2, [pc, #392] @ 3fe20 │ │ │ │ sub sp, sp, #16 │ │ │ │ - ldr r4, [pc, #364] @ 3eebc │ │ │ │ mov r6, r0 │ │ │ │ + sub r5, r6, #2 │ │ │ │ + ldr r3, [pc, #380] @ 3fe24 │ │ │ │ + clz r5, r5 │ │ │ │ + lsr r5, r5, #5 │ │ │ │ + ldr r4, [pc, #372] @ 3fe28 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + add r4, pc, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 3e9b0 │ │ │ │ - ldr r3, [pc, #344] @ 3eec0 │ │ │ │ - add r4, pc, r4 │ │ │ │ + bl 3f8b4 │ │ │ │ + ldr r3, [pc, #344] @ 3fe2c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - sub r5, r6, #2 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ - clz r5, r5 │ │ │ │ - lsr r5, r5, #5 │ │ │ │ cmp r2, #0 │ │ │ │ movlt r3, r5 │ │ │ │ orrge r3, r5, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 3ee98 │ │ │ │ - ldr r2, [pc, #300] @ 3eec4 │ │ │ │ - ldr r3, [pc, #300] @ 3eec8 │ │ │ │ + beq 3fe04 │ │ │ │ + ldr r2, [pc, #316] @ 3fe30 │ │ │ │ + ldr r3, [pc, #316] @ 3fe34 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r8, [r2] │ │ │ │ ldr r7, [r3] │ │ │ │ - ldr r3, [pc, #284] @ 3eecc │ │ │ │ + ldr r3, [pc, #300] @ 3fe38 │ │ │ │ add r3, pc, r3 │ │ │ │ vldr s15, [r3, #4] │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bgt 3ee50 │ │ │ │ + bgt 3fdbc │ │ │ │ vmov s14, r7 │ │ │ │ vcvt.f32.s32 s14, s14 │ │ │ │ vnmul.f32 s15, s15, s14 │ │ │ │ vcvt.s32.f32 s15, s15 │ │ │ │ - ldr r3, [pc, #248] @ 3eed0 │ │ │ │ + ldr r3, [pc, #264] @ 3fe3c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ orrne r5, r5, #1 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 3ee90 │ │ │ │ - ldr r3, [pc, #224] @ 3eed4 │ │ │ │ + beq 3fdfc │ │ │ │ + ldr r3, [pc, #240] @ 3fe40 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ vldr s13, [r3] │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - ldr r3, [pc, #212] @ 3eed8 │ │ │ │ - ldr r2, [pc, #212] @ 3eedc │ │ │ │ + ldr r3, [pc, #228] @ 3fe44 │ │ │ │ + ldr r2, [pc, #228] @ 3fe48 │ │ │ │ add r3, pc, r3 │ │ │ │ - vldr s14, [r3, #40] @ 0x28 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ - vstr s13, [r3, #52] @ 0x34 │ │ │ │ + vldr s14, [r3, #40] @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ + vstr s13, [r3, #52] @ 0x34 │ │ │ │ vmul.f32 s14, s15, s14 │ │ │ │ vcvt.s32.f32 s15, s15 │ │ │ │ vcvt.s32.f32 s14, s14 │ │ │ │ - vstr s15, [r3, #60] @ 0x3c │ │ │ │ vstr s14, [r3, #56] @ 0x38 │ │ │ │ - ldr r3, [pc, #132] @ 3eeb8 │ │ │ │ + vstr s15, [r3, #60] @ 0x3c │ │ │ │ + ldr r3, [pc, #148] @ 3fe24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 3eeac │ │ │ │ + bne 3fe18 │ │ │ │ add sp, sp, #16 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #8 │ │ │ │ add r0, sp, #4 │ │ │ │ - bl 3ec4c │ │ │ │ + bl 3fb84 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ + ldr r2, [pc, #116] @ 3fe4c │ │ │ │ subs r3, r7, r3 │ │ │ │ ldreq r3, [sp, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + vldr s14, [r2, #4] │ │ │ │ subeq r3, r8, r3 │ │ │ │ vmov s15, r3 │ │ │ │ - ldr r3, [pc, #100] @ 3eee0 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - add r3, pc, r3 │ │ │ │ - vldr s14, [r3, #4] │ │ │ │ vmul.f32 s15, s15, s14 │ │ │ │ vcvt.s32.f32 s15, s15 │ │ │ │ - b 3edd0 │ │ │ │ - vldr s13, [pc, #24] @ 3eeb0 │ │ │ │ - b 3edf8 │ │ │ │ - ldr r3, [pc, #68] @ 3eee4 │ │ │ │ + b 3fd2c │ │ │ │ + vldr s13, [pc, #24] @ 3fe1c │ │ │ │ + b 3fd54 │ │ │ │ + ldr r3, [pc, #68] @ 3fe50 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r3, #32] │ │ │ │ ldr r7, [r3, #36] @ 0x24 │ │ │ │ - b 3eda8 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ + b 3fd04 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ andeq r0, r0, r0 │ │ │ │ - eoreq pc, pc, r4, lsl #11 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq pc, pc, ip, asr r5 @ │ │ │ │ - @ instruction: 0x000018bc │ │ │ │ - andeq r1, r0, r4, lsl #22 │ │ │ │ - andeq r1, r0, r4, ror #19 │ │ │ │ - eorseq r1, r0, r0, lsr #16 │ │ │ │ - andeq r1, r0, r4, lsl sp │ │ │ │ - @ instruction: 0x000018b4 │ │ │ │ - eorseq sl, r0, r4, asr #2 │ │ │ │ - eoreq pc, pc, ip, lsr #9 │ │ │ │ - eorseq r1, r0, r0, asr r7 │ │ │ │ - eorseq sl, r0, ip, lsr #1 │ │ │ │ - ldr r3, [pc, #24] @ 3ef08 │ │ │ │ + eorseq lr, r1, r0, lsr #12 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq lr, r1, r8, lsl r6 │ │ │ │ + andeq r1, r0, r8, lsr #17 │ │ │ │ + strdeq r1, [r0], -r0 │ │ │ │ + ldrdeq r1, [r0], -r0 │ │ │ │ + eorseq r0, r2, r4, asr #17 │ │ │ │ + andeq r1, r0, r0, lsl #26 │ │ │ │ + andeq r1, r0, r0, lsr #17 │ │ │ │ + eorseq r9, r2, r8, ror #3 │ │ │ │ + eorseq lr, r1, r4, ror #10 │ │ │ │ + ldrshteq r0, [r2], -r0 │ │ │ │ + eorseq r9, r2, r0, asr #2 │ │ │ │ + ldr r3, [pc, #24] @ 3fe74 │ │ │ │ mov r2, #0 │ │ │ │ - add r3, pc, r3 │ │ │ │ mov r1, #0 │ │ │ │ - str r2, [r3, #56] @ 0x38 │ │ │ │ + add r3, pc, r3 │ │ │ │ str r1, [r3, #52] @ 0x34 │ │ │ │ + str r2, [r3, #56] @ 0x38 │ │ │ │ str r2, [r3, #60] @ 0x3c │ │ │ │ bx lr │ │ │ │ - eorseq sl, r0, r8, asr r0 │ │ │ │ + eorseq r9, r2, r8, ror #1 │ │ │ │ mov r0, #1 │ │ │ │ - b 3ed24 │ │ │ │ + b 3fc74 │ │ │ │ mov r0, #2 │ │ │ │ - b 3ed24 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + b 3fc74 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ - ldr ip, [pc, #1392] @ 3f4a8 │ │ │ │ + ldr ip, [pc, #1416] @ 40438 │ │ │ │ mov r9, r2 │ │ │ │ - ldr r2, [pc, #1388] @ 3f4ac │ │ │ │ - add ip, pc, ip │ │ │ │ mov r8, r3 │ │ │ │ - ldr r3, [pc, #1380] @ 3f4b0 │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov fp, r0 │ │ │ │ - ldr r0, [ip] │ │ │ │ + ldr r2, [pc, #1400] @ 4043c │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ + ldr r3, [pc, #1396] @ 40440 │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r0, [ip] │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ cmp r0, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, #0 │ │ │ │ - beq 3f178 │ │ │ │ - ldr r6, [pc, #1336] @ 3f4b4 │ │ │ │ - ldr r7, [pc, #1336] @ 3f4b8 │ │ │ │ - add r6, pc, r6 │ │ │ │ - add r7, pc, r7 │ │ │ │ + beq 400f4 │ │ │ │ + ldr r6, [pc, #1360] @ 40444 │ │ │ │ mov r5, #0 │ │ │ │ add sl, sp, #72 @ 0x48 │ │ │ │ mov r4, #-2147483648 @ 0x80000000 │ │ │ │ + ldr r7, [pc, #1348] @ 40448 │ │ │ │ + add r6, pc, r6 │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ sub r3, r5, #1 │ │ │ │ - str r4, [sp, #60] @ 0x3c │ │ │ │ - str r4, [sp, #56] @ 0x38 │ │ │ │ - str r4, [sp, #52] @ 0x34 │ │ │ │ - str r4, [sp, #48] @ 0x30 │ │ │ │ - str r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ + str r4, [sp, #44] @ 0x2c │ │ │ │ + str r4, [sp, #48] @ 0x30 │ │ │ │ + str r4, [sp, #52] @ 0x34 │ │ │ │ + str r4, [sp, #56] @ 0x38 │ │ │ │ + str r4, [sp, #60] @ 0x3c │ │ │ │ strh r2, [sp, #64] @ 0x40 │ │ │ │ strh r2, [sp, #68] @ 0x44 │ │ │ │ cmp r3, #7 │ │ │ │ - bhi 3f458 │ │ │ │ + bhi 403e4 │ │ │ │ ldrb r3, [r6, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop {0} │ │ │ │ - ldr r1, [pc, #1256] @ 3f4bc │ │ │ │ + ldr r1, [pc, #1280] @ 4044c │ │ │ │ mov r3, sl │ │ │ │ - add r1, pc, r1 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ - bl 237b0 <__isoc99_sscanf@plt> │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 236e8 <__isoc99_sscanf@plt> │ │ │ │ cmp r0, #1 │ │ │ │ - bne 3f2ac │ │ │ │ - ldr r2, [sp, #124] @ 0x7c │ │ │ │ - ldr r3, [r8] │ │ │ │ - str r2, [sp, #8] │ │ │ │ + bne 40224 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - ldr r2, [pc, #1212] @ 3f4c0 │ │ │ │ mov r1, #6 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ + ldr r3, [r8] │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr r2, [sp, #124] @ 0x7c │ │ │ │ str r3, [sp] │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r2, [pc, #1224] @ 40450 │ │ │ │ ldr r3, [r9] │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ + mov r0, #3 │ │ │ │ + mov r1, #6 │ │ │ │ + ldr r2, [pc, #1200] @ 40454 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #16] │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - str r3, [sp] │ │ │ │ - ldr r2, [pc, #1148] @ 3f4c4 │ │ │ │ add r3, sp, #68 @ 0x44 │ │ │ │ str r3, [sp, #12] │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + str r3, [sp, #8] │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r0, #3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - mov r1, #6 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + str r3, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ - bl ab6e0 │ │ │ │ + bl b155c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - cmp r3, #0 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ + cmp r3, #0 │ │ │ │ strgt r3, [r9] │ │ │ │ cmp r0, #0 │ │ │ │ strgt r0, [r8] │ │ │ │ cmp r2, #-2147483648 @ 0x80000000 │ │ │ │ - beq 3f0a8 │ │ │ │ + beq 40024 │ │ │ │ ldrb r1, [sp, #64] @ 0x40 │ │ │ │ cmp r1, #45 @ 0x2d │ │ │ │ - ldreq r1, [r9] │ │ │ │ - ldreq ip, [sp, #120] @ 0x78 │ │ │ │ - subeq r1, ip, r1 │ │ │ │ - subeq r2, r1, r2 │ │ │ │ - streq r2, [sp, #48] @ 0x30 │ │ │ │ + bne 40024 │ │ │ │ + ldr r1, [r9] │ │ │ │ + ldr ip, [sp, #120] @ 0x78 │ │ │ │ + sub r1, ip, r1 │ │ │ │ + sub r2, r1, r2 │ │ │ │ + str r2, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ cmp r2, #-2147483648 @ 0x80000000 │ │ │ │ - beq 3f0d0 │ │ │ │ + beq 40050 │ │ │ │ ldrb r1, [sp, #68] @ 0x44 │ │ │ │ cmp r1, #45 @ 0x2d │ │ │ │ - ldreq r1, [r8] │ │ │ │ - ldreq ip, [sp, #124] @ 0x7c │ │ │ │ - subeq r1, ip, r1 │ │ │ │ - subeq r2, r1, r2 │ │ │ │ - streq r2, [sp, #52] @ 0x34 │ │ │ │ - ldr ip, [sp, #56] @ 0x38 │ │ │ │ - cmp ip, #100 @ 0x64 │ │ │ │ - bls 3f338 │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ - ldr lr, [sp, #60] @ 0x3c │ │ │ │ + bne 40050 │ │ │ │ + ldr r1, [r8] │ │ │ │ + ldr ip, [sp, #124] @ 0x7c │ │ │ │ + sub r1, ip, r1 │ │ │ │ + sub r2, r1, r2 │ │ │ │ + str r2, [sp, #52] @ 0x34 │ │ │ │ + ldr lr, [sp, #56] @ 0x38 │ │ │ │ cmp lr, #100 @ 0x64 │ │ │ │ - bls 3f2fc │ │ │ │ - ldr r1, [sp, #52] @ 0x34 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - ldr r2, [pc, #972] @ 3f4c8 │ │ │ │ - str r1, [sp, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ + bls 402c4 │ │ │ │ + ldr r1, [sp, #48] @ 0x30 │ │ │ │ + ldr ip, [sp, #60] @ 0x3c │ │ │ │ + cmp ip, #100 @ 0x64 │ │ │ │ + bls 40288 │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + strd r0, [sp] │ │ │ │ mov r1, #6 │ │ │ │ - str r0, [sp] │ │ │ │ - str lr, [sp, #16] │ │ │ │ mov r0, #3 │ │ │ │ - str ip, [sp, #12] │ │ │ │ - bl ab6e0 │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r2, [pc, #976] @ 40458 │ │ │ │ + str lr, [sp, #12] │ │ │ │ + str ip, [sp, #16] │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ cmp r3, #-2147483648 @ 0x80000000 │ │ │ │ - ldr r1, [sp, #40] @ 0x28 │ │ │ │ - beq 3f3bc │ │ │ │ + beq 40348 │ │ │ │ cmp fp, #0 │ │ │ │ strne r3, [fp] │ │ │ │ cmp r2, #-2147483648 @ 0x80000000 │ │ │ │ - beq 3f3f8 │ │ │ │ + beq 40384 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 3f394 │ │ │ │ + beq 40320 │ │ │ │ cmp r1, #0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r2, [r1] │ │ │ │ - ble 3f374 │ │ │ │ - ldr r3, [pc, #876] @ 3f4cc │ │ │ │ + ble 40300 │ │ │ │ + ldr r3, [pc, #896] @ 4045c │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #4] │ │ │ │ mov r2, #1 │ │ │ │ - ldr r3, [pc, #860] @ 3f4d0 │ │ │ │ + ldr r3, [pc, #880] @ 40460 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #8] │ │ │ │ mov r0, #1 │ │ │ │ - b 3f2d0 │ │ │ │ - ldr r1, [pc, #844] @ 3f4d4 │ │ │ │ + b 40248 │ │ │ │ + ldr r1, [pc, #864] @ 40464 │ │ │ │ mov r3, sl │ │ │ │ - add r1, pc, r1 │ │ │ │ str sl, [sp] │ │ │ │ + add r1, pc, r1 │ │ │ │ add r2, sp, #56 @ 0x38 │ │ │ │ - bl 237b0 <__isoc99_sscanf@plt> │ │ │ │ + bl 236e8 <__isoc99_sscanf@plt> │ │ │ │ sub r0, r0, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ cmp r0, #1 │ │ │ │ add r5, r5, #1 │ │ │ │ - beq 3efe8 │ │ │ │ + beq 3ff60 │ │ │ │ ldr r0, [r7] │ │ │ │ - b 3ef90 │ │ │ │ - ldr r1, [pc, #792] @ 3f4d8 │ │ │ │ + b 3ff08 │ │ │ │ + ldr r1, [pc, #812] @ 40468 │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ - add r1, pc, r1 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ str sl, [sp] │ │ │ │ - bl 237b0 <__isoc99_sscanf@plt> │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 236e8 <__isoc99_sscanf@plt> │ │ │ │ sub r0, r0, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ - b 3f1a4 │ │ │ │ - ldr r1, [pc, #756] @ 3f4dc │ │ │ │ + b 40120 │ │ │ │ + ldr r1, [pc, #776] @ 4046c │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ - add r1, pc, r1 │ │ │ │ str sl, [sp] │ │ │ │ - b 3f190 │ │ │ │ - ldr r1, [pc, #740] @ 3f4e0 │ │ │ │ - add r3, sp, #60 @ 0x3c │ │ │ │ add r1, pc, r1 │ │ │ │ + b 4010c │ │ │ │ + ldr r1, [pc, #760] @ 40470 │ │ │ │ + add r3, sp, #60 @ 0x3c │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ - str sl, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ - bl 237b0 <__isoc99_sscanf@plt> │ │ │ │ + str sl, [sp, #4] │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 236e8 <__isoc99_sscanf@plt> │ │ │ │ sub r0, r0, #3 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ - b 3f1a4 │ │ │ │ - ldr r1, [pc, #700] @ 3f4e4 │ │ │ │ + b 40120 │ │ │ │ + ldr r1, [pc, #720] @ 40474 │ │ │ │ add r3, sp, #60 @ 0x3c │ │ │ │ - add r1, pc, r1 │ │ │ │ add r2, sp, #56 @ 0x38 │ │ │ │ - str sl, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ - bl 237b0 <__isoc99_sscanf@plt> │ │ │ │ + str sl, [sp, #4] │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 236e8 <__isoc99_sscanf@plt> │ │ │ │ sub r0, r0, #3 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ - b 3f1a4 │ │ │ │ + b 40120 │ │ │ │ + ldr r1, [pc, #680] @ 40478 │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ - ldr r1, [pc, #656] @ 3f4e8 │ │ │ │ - str r3, [sp, #4] │ │ │ │ + add r2, sp, #64 @ 0x40 │ │ │ │ + stmib sp, {r3, sl} │ │ │ │ add r3, sp, #68 @ 0x44 │ │ │ │ str r3, [sp] │ │ │ │ - add r1, pc, r1 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ - add r2, sp, #64 @ 0x40 │ │ │ │ - str sl, [sp, #8] │ │ │ │ - bl 237b0 <__isoc99_sscanf@plt> │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 236e8 <__isoc99_sscanf@plt> │ │ │ │ sub r0, r0, #4 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ - b 3f1a4 │ │ │ │ - ldr r1, [pc, #608] @ 3f4ec │ │ │ │ + b 40120 │ │ │ │ + ldr r1, [pc, #632] @ 4047c │ │ │ │ add r3, sp, #44 @ 0x2c │ │ │ │ - add r1, pc, r1 │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ str sl, [sp] │ │ │ │ - bl 237b0 <__isoc99_sscanf@plt> │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 236e8 <__isoc99_sscanf@plt> │ │ │ │ sub r0, r0, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ - b 3f1a4 │ │ │ │ - ldr r3, [pc, #572] @ 3f4f0 │ │ │ │ - ldr r2, [pc, #572] @ 3f4f4 │ │ │ │ - add r3, pc, r3 │ │ │ │ + b 40120 │ │ │ │ + ldr r3, [pc, #596] @ 40480 │ │ │ │ mov r0, #3 │ │ │ │ + mov r1, #1 │ │ │ │ + ldr r2, [pc, #588] @ 40484 │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r1, #1 │ │ │ │ - bl ab6e0 │ │ │ │ + bl b155c │ │ │ │ mov r0, #0 │ │ │ │ - ldr r2, [pc, #544] @ 3f4f8 │ │ │ │ - ldr r3, [pc, #468] @ 3f4b0 │ │ │ │ + ldr r2, [pc, #568] @ 40488 │ │ │ │ + ldr r3, [pc, #492] @ 40440 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 3f454 │ │ │ │ + bne 403e0 │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - vmov s13, lr │ │ │ │ - ldr r1, [r8] │ │ │ │ - vldr d4, [pc, #404] @ 3f4a0 │ │ │ │ - vcvt.f32.s32 s12, s13 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r2, [r8] │ │ │ │ ldr r4, [sp, #124] @ 0x7c │ │ │ │ - sub r1, r4, r1 │ │ │ │ - vmov s14, r1 │ │ │ │ - vcvt.f64.f32 d6, s12 │ │ │ │ - vcvt.f64.s32 d7, s14 │ │ │ │ - vdiv.f64 d5, d6, d4 │ │ │ │ - vmul.f64 d7, d7, d5 │ │ │ │ - vcvt.s32.f64 s15, d7 │ │ │ │ - vmov r1, s15 │ │ │ │ + vldr d19, [pc, #408] @ 40430 │ │ │ │ + sub r2, r4, r2 │ │ │ │ + vmov s15, r2 │ │ │ │ + vcvt.f64.s32 d16, s15 │ │ │ │ + vmov s15, ip │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + vcvt.f64.f32 d17, s15 │ │ │ │ + vdiv.f64 d18, d17, d19 │ │ │ │ + vmul.f64 d16, d16, d18 │ │ │ │ + vcvt.s32.f64 s15, d16 │ │ │ │ + vmov r2, s15 │ │ │ │ vstr s15, [sp, #52] @ 0x34 │ │ │ │ - b 3f0f0 │ │ │ │ - vmov s13, ip │ │ │ │ + b 40070 │ │ │ │ ldr r2, [r9] │ │ │ │ - vldr d4, [pc, #344] @ 3f4a0 │ │ │ │ - vcvt.f32.s32 s12, s13 │ │ │ │ ldr r1, [sp, #120] @ 0x78 │ │ │ │ + vldr d19, [pc, #348] @ 40430 │ │ │ │ sub r2, r1, r2 │ │ │ │ - vmov s14, r2 │ │ │ │ - vcvt.f64.f32 d6, s12 │ │ │ │ - vcvt.f64.s32 d7, s14 │ │ │ │ - vdiv.f64 d5, d6, d4 │ │ │ │ - vmul.f64 d7, d7, d5 │ │ │ │ - vcvt.s32.f64 s15, d7 │ │ │ │ - vmov r2, s15 │ │ │ │ + vmov s15, r2 │ │ │ │ + vcvt.f64.s32 d16, s15 │ │ │ │ + vmov s15, lr │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + vcvt.f64.f32 d17, s15 │ │ │ │ + vdiv.f64 d18, d17, d19 │ │ │ │ + vmul.f64 d16, d16, d18 │ │ │ │ + vcvt.s32.f64 s15, d16 │ │ │ │ + vmov r1, s15 │ │ │ │ vstr s15, [sp, #48] @ 0x30 │ │ │ │ - b 3f0e0 │ │ │ │ + b 40060 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ - ldr r1, [pc, #380] @ 3f4fc │ │ │ │ + ldr r1, [pc, #384] @ 4048c │ │ │ │ cmp r2, #0 │ │ │ │ - add r1, pc, r1 │ │ │ │ movle r2, #0 │ │ │ │ movgt r2, #1 │ │ │ │ + add r1, pc, r1 │ │ │ │ str r2, [r1, #4] │ │ │ │ - b 3f168 │ │ │ │ + b 400e4 │ │ │ │ cmp r1, #0 │ │ │ │ - bgt 3f158 │ │ │ │ + bgt 400d4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ - ldr r2, [pc, #344] @ 3f500 │ │ │ │ + ldr r2, [pc, #348] @ 40490 │ │ │ │ cmp r3, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ movle r3, #0 │ │ │ │ movgt r3, #1 │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r2, #4] │ │ │ │ - b 3f168 │ │ │ │ + b 400e4 │ │ │ │ cmp r2, #-2147483648 @ 0x80000000 │ │ │ │ - beq 3f420 │ │ │ │ + beq 403ac │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 3f148 │ │ │ │ + bne 400c4 │ │ │ │ cmp r1, #0 │ │ │ │ - bgt 3f158 │ │ │ │ + bgt 400d4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ - ldr r2, [pc, #288] @ 3f504 │ │ │ │ + ldr r2, [pc, #292] @ 40494 │ │ │ │ cmp r3, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ movle r3, #0 │ │ │ │ movgt r3, #1 │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r2, #4] │ │ │ │ - b 3f168 │ │ │ │ + b 400e4 │ │ │ │ cmp r1, #0 │ │ │ │ - bgt 3f158 │ │ │ │ + bgt 400d4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ - ldr r2, [pc, #252] @ 3f508 │ │ │ │ + ldr r2, [pc, #256] @ 40498 │ │ │ │ cmp r3, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ movle r3, #0 │ │ │ │ movgt r3, #1 │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r2, #4] │ │ │ │ - b 3f168 │ │ │ │ + b 400e4 │ │ │ │ cmp r1, #0 │ │ │ │ - ble 3f440 │ │ │ │ + ble 403cc │ │ │ │ mov r3, #1 │ │ │ │ - ldr r1, [pc, #216] @ 3f50c │ │ │ │ + ldr r1, [pc, #220] @ 4049c │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r1, #4] │ │ │ │ - b 3f16c │ │ │ │ + b 400e8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ movle r3, #0 │ │ │ │ movgt r3, #1 │ │ │ │ - b 3f42c │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ + b 403b8 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ + ldr r1, [pc, #176] @ 404a0 │ │ │ │ + add r2, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r3, sp, #68 @ 0x44 │ │ │ │ str r3, [sp, #8] │ │ │ │ - ldr r1, [pc, #160] @ 3f510 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ + add r1, pc, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ + str sl, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ - add r1, pc, r1 │ │ │ │ add r3, sp, #44 @ 0x2c │ │ │ │ - add r2, sp, #40 @ 0x28 │ │ │ │ - str sl, [sp, #16] │ │ │ │ - bl 237b0 <__isoc99_sscanf@plt> │ │ │ │ + bl 236e8 <__isoc99_sscanf@plt> │ │ │ │ sub r0, r0, #6 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ - b 3f1a4 │ │ │ │ + b 40120 │ │ │ │ + nop {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ subsmi r0, r9, r0 │ │ │ │ - eorseq sl, r0, ip, asr #32 │ │ │ │ - eoreq pc, pc, r4, ror r3 @ │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - andseq fp, ip, r8, lsr #13 │ │ │ │ - eorseq sl, r0, r8 │ │ │ │ - @ instruction: 0x0018dfb4 │ │ │ │ - andseq sp, r8, r0, ror #31 │ │ │ │ - @ instruction: 0x0018dfd8 │ │ │ │ - andseq sp, r8, r0, lsl #31 │ │ │ │ - eorseq r9, r0, r8, lsr #28 │ │ │ │ - eorseq r9, r0, r8, lsl lr │ │ │ │ - @ instruction: 0x0018ddf4 │ │ │ │ - @ instruction: 0x0018ddb4 │ │ │ │ - andseq sp, r8, r0, lsl #27 │ │ │ │ - andseq sp, r8, ip, asr sp │ │ │ │ - andseq sp, r8, r0, lsr #26 │ │ │ │ - @ instruction: 0x0018dcd4 │ │ │ │ - andseq sp, r8, r0, lsr #25 │ │ │ │ - ldrsbteq r9, [r0], -r4 │ │ │ │ - @ instruction: 0x0018dcd0 │ │ │ │ - eoreq lr, pc, r8, ror #31 │ │ │ │ - eorseq r9, r0, r8, lsl #24 │ │ │ │ - eorseq r9, r0, r0, ror #23 │ │ │ │ - eorseq r9, r0, r4, lsr #23 │ │ │ │ - eorseq r9, r0, ip, ror fp │ │ │ │ - eorseq r9, r0, r4, asr fp │ │ │ │ - mulseq r8, r8, sl │ │ │ │ + eorseq r9, r2, r0, asr #1 │ │ │ │ + eorseq lr, r1, r0, lsl #8 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + andseq ip, sp, r4, ror r9 │ │ │ │ + eorseq r9, r2, r4, lsl #1 │ │ │ │ + andseq pc, r9, r8, lsl #5 │ │ │ │ + andseq pc, r9, ip, lsr #5 │ │ │ │ + @ instruction: 0x0019f2d0 │ │ │ │ + andseq pc, r9, r0, asr #4 │ │ │ │ + eorseq r8, r2, ip, lsr #29 │ │ │ │ + mlaseq r2, ip, lr, r8 │ │ │ │ + andseq pc, r9, r4, asr #1 │ │ │ │ + andseq pc, r9, r0, lsl #1 │ │ │ │ + andseq pc, r9, r0, asr r0 @ │ │ │ │ + andseq pc, r9, r4, lsr #32 │ │ │ │ + andseq lr, r9, r8, ror #31 │ │ │ │ + andseq lr, r9, r0, lsr #31 │ │ │ │ + andseq lr, r9, r0, ror pc │ │ │ │ + eorseq r8, r2, r4, asr sp │ │ │ │ + andseq lr, r9, r4, lsr #31 │ │ │ │ + eorseq lr, r1, r0, lsl #1 │ │ │ │ + eorseq r8, r2, r4, ror ip │ │ │ │ + eorseq r8, r2, ip, asr #24 │ │ │ │ + eorseq r8, r2, r0, lsl ip │ │ │ │ + eorseq r8, r2, r8, ror #23 │ │ │ │ + eorseq r8, r2, r8, asr #23 │ │ │ │ + andseq lr, r9, r4, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r2, [pc, #136] @ 3f5b4 │ │ │ │ + ldr r2, [pc, #148] @ 40558 │ │ │ │ sub sp, sp, #8 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, #1 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #116] @ 3f5b8 │ │ │ │ - mov r0, #41 @ 0x29 │ │ │ │ - ldr r6, [pc, #112] @ 3f5bc │ │ │ │ + ldr r6, [pc, #136] @ 4055c │ │ │ │ + ldr r4, [pc, #136] @ 40560 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r2, [pc, #128] @ 40564 │ │ │ │ + mov r0, #41 @ 0x29 │ │ │ │ mov r1, #4 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r3, [pc, #100] @ 3f5c0 │ │ │ │ add r6, pc, r6 │ │ │ │ - ldr r4, [pc, #96] @ 3f5c4 │ │ │ │ - ldr r5, [pc, #96] @ 3f5c8 │ │ │ │ - ldr r0, [r6, r3] │ │ │ │ + ldr r5, [pc, #116] @ 40568 │ │ │ │ add r4, pc, r4 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r3, [pc, #104] @ 4056c │ │ │ │ add r5, pc, r5 │ │ │ │ - ldr r1, [r0] │ │ │ │ + ldr r0, [r6, r3] │ │ │ │ mov r2, r5 │ │ │ │ - ldr ip, [r1] │ │ │ │ - ldr r3, [r1, #4] │ │ │ │ - mov r0, #0 │ │ │ │ mov r1, #4 │ │ │ │ + ldr r3, [r0] │ │ │ │ + mov r0, #0 │ │ │ │ + ldr ip, [r3] │ │ │ │ + ldr r3, [r3, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ + bl b155c │ │ │ │ ldr r0, [r4, #4]! │ │ │ │ cmp r0, #0 │ │ │ │ - bne 3f570 │ │ │ │ - ldr r2, [pc, #40] @ 3f5cc │ │ │ │ + bne 40508 │ │ │ │ + ldr r2, [pc, #52] @ 40570 │ │ │ │ mov r1, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ add sp, sp, #8 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - b ab6e0 │ │ │ │ - andseq sp, r8, r0, lsr #23 │ │ │ │ - andseq sp, r8, r8, lsr #23 │ │ │ │ - eoreq lr, pc, r8, ror #26 │ │ │ │ - andeq r1, r0, r4, asr #23 │ │ │ │ - eoreq r8, pc, ip, ror #25 │ │ │ │ - andseq sp, r8, ip, ror #16 │ │ │ │ - andseq lr, r8, ip, lsl r0 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ + add sp, sp, #16 │ │ │ │ + b b155c │ │ │ │ + andseq lr, r9, r8, asr #28 │ │ │ │ + eorseq sp, r1, r8, ror #27 │ │ │ │ + eorseq r7, r1, r4, ror sp │ │ │ │ + andseq lr, r9, ip, asr #28 │ │ │ │ + andseq lr, r9, r8, lsr #22 │ │ │ │ + @ instruction: 0x00001bb0 │ │ │ │ + @ instruction: 0x0019f2d4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ - ldr r3, [pc, #456] @ 3f7b0 │ │ │ │ + ldr r3, [pc, #480] @ 4077c │ │ │ │ subs r9, r0, #0 │ │ │ │ + sub sp, sp, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ - beq 3f6f4 │ │ │ │ + beq 406c8 │ │ │ │ ldr r0, [r9] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 3f6f4 │ │ │ │ - ldr r2, [pc, #432] @ 3f7b4 │ │ │ │ - ldr fp, [pc, #432] @ 3f7b8 │ │ │ │ - ldr r8, [pc, #432] @ 3f7bc │ │ │ │ + beq 406c8 │ │ │ │ + ldr r2, [pc, #452] @ 40780 │ │ │ │ + ldr fp, [pc, #452] @ 40784 │ │ │ │ + ldr r8, [pc, #452] @ 40788 │ │ │ │ ldr sl, [r3, r2] │ │ │ │ add fp, pc, fp │ │ │ │ add r8, pc, r8 │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 3f6fc │ │ │ │ - bl 21f74 │ │ │ │ + beq 406d0 │ │ │ │ + bl 21edc │ │ │ │ mov r1, #58 @ 0x3a │ │ │ │ mov r7, r0 │ │ │ │ - bl 24b6c │ │ │ │ - ldr r1, [pc, #392] @ 3f7c0 │ │ │ │ - add r1, pc, r1 │ │ │ │ + bl 24a98 │ │ │ │ cmp r0, #0 │ │ │ │ - movne r3, #0 │ │ │ │ str r0, [fp] │ │ │ │ - strbne r3, [r0], #1 │ │ │ │ - strne r0, [fp] │ │ │ │ + beq 40600 │ │ │ │ + mov r3, #0 │ │ │ │ + strb r3, [r0], #1 │ │ │ │ + str r0, [fp] │ │ │ │ + ldr r1, [pc, #388] @ 4078c │ │ │ │ mov r0, r7 │ │ │ │ - bl 251c0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - beq 3f788 │ │ │ │ - ldr r1, [pc, #352] @ 3f7c4 │ │ │ │ + beq 40758 │ │ │ │ + ldr r1, [pc, #368] @ 40790 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - beq 3f770 │ │ │ │ - ldr r1, [pc, #332] @ 3f7c8 │ │ │ │ + beq 40740 │ │ │ │ + ldr r1, [pc, #348] @ 40794 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ movne r6, r7 │ │ │ │ - beq 3f750 │ │ │ │ - ldr r5, [pc, #308] @ 3f7cc │ │ │ │ + beq 40720 │ │ │ │ + ldr r5, [pc, #324] @ 40798 │ │ │ │ mov r4, sl │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - bne 3f6c8 │ │ │ │ - ldr r3, [r4, #4] │ │ │ │ + bne 40684 │ │ │ │ ldr r0, [r8] │ │ │ │ + ldr r3, [r4, #4] │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 3f7a0 │ │ │ │ + beq 40770 │ │ │ │ ldr r4, [r5, #4]! │ │ │ │ cmp r4, #0 │ │ │ │ - bne 3f69c │ │ │ │ + bne 40658 │ │ │ │ mov r0, r7 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [r9, #4]! │ │ │ │ cmp r0, #0 │ │ │ │ - bne 3f614 │ │ │ │ + bne 405cc │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ - pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r2, [pc, #184] @ 3f7b4 │ │ │ │ + add sp, sp, #4 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r2, [pc, #176] @ 40780 │ │ │ │ ldr sl, [r3, r2] │ │ │ │ - ldr r3, [pc, #204] @ 3f7d0 │ │ │ │ - ldr r5, [pc, #204] @ 3f7d4 │ │ │ │ - ldr r6, [pc, #204] @ 3f7d8 │ │ │ │ mov r2, #0 │ │ │ │ + mov r4, sl │ │ │ │ + ldr r3, [pc, #188] @ 4079c │ │ │ │ + mov r0, r2 │ │ │ │ + ldr r5, [pc, #184] @ 407a0 │ │ │ │ + ldr r6, [pc, #184] @ 407a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, pc, r5 │ │ │ │ - mov r0, r2 │ │ │ │ - mov r4, sl │ │ │ │ - add r6, pc, r6 │ │ │ │ str r2, [r3] │ │ │ │ - b 3f738 │ │ │ │ + add r6, pc, r6 │ │ │ │ + b 4070c │ │ │ │ ldr r4, [r5, #4]! │ │ │ │ cmp r4, #0 │ │ │ │ - beq 3f6e8 │ │ │ │ + beq 406a4 │ │ │ │ ldr r0, [r6] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 3f728 │ │ │ │ - mov r0, r4 │ │ │ │ - pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r2, [pc, #132] @ 3f7dc │ │ │ │ + bne 406fc │ │ │ │ + b 406a8 │ │ │ │ + ldr r2, [pc, #128] @ 407a8 │ │ │ │ mov r1, #1 │ │ │ │ - ldr r6, [pc, #128] @ 3f7e0 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, r1 │ │ │ │ - bl ab6e0 │ │ │ │ + ldr r6, [pc, #120] @ 407ac │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ add r6, pc, r6 │ │ │ │ - b 3f690 │ │ │ │ - ldr r2, [pc, #108] @ 3f7e4 │ │ │ │ + b 4064c │ │ │ │ + ldr r2, [pc, #104] @ 407b0 │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, r1 │ │ │ │ - bl ab6e0 │ │ │ │ - b 3f674 │ │ │ │ - ldr r2, [pc, #88] @ 3f7e8 │ │ │ │ - mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 40630 │ │ │ │ + ldr r2, [pc, #84] @ 407b4 │ │ │ │ + mov r1, #1 │ │ │ │ mov r0, r1 │ │ │ │ - bl ab6e0 │ │ │ │ - b 3f65c │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 40618 │ │ │ │ mov r0, r7 │ │ │ │ - bl 24c8c │ │ │ │ - mov r0, r4 │ │ │ │ - pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldrdeq lr, [pc], -r8 @ │ │ │ │ - andeq r1, r0, r4, asr #23 │ │ │ │ - eorseq r9, r0, r8, lsl #19 │ │ │ │ - eorseq r9, r0, r4, lsl #19 │ │ │ │ - @ instruction: 0x0018dadc │ │ │ │ - @ instruction: 0x0018daf4 │ │ │ │ - andseq sp, r8, r0, lsr #22 │ │ │ │ - strhteq r8, [pc], -ip │ │ │ │ - eorseq r9, r0, r8, lsl #17 │ │ │ │ - eoreq r8, pc, r4, asr #22 │ │ │ │ - eorseq r9, r0, r8, ror r8 │ │ │ │ - andseq sp, r8, r4, asr #20 │ │ │ │ - mulseq r8, ip, r9 │ │ │ │ - andseq sp, r8, r4, ror #19 │ │ │ │ - andseq sp, r8, r4, lsl #19 │ │ │ │ + bl 24bb8 │ │ │ │ + b 406a8 │ │ │ │ + eorseq sp, r1, r0, lsr sp │ │ │ │ + @ instruction: 0x00001bb0 │ │ │ │ + ldrsbteq r8, [r2], -r0 │ │ │ │ + eorseq r8, r2, ip, asr #19 │ │ │ │ + andseq lr, r9, r8, asr sp │ │ │ │ + andseq lr, r9, r8, lsl #27 │ │ │ │ + @ instruction: 0x0019edb4 │ │ │ │ + eorseq r7, r1, r0, lsl ip │ │ │ │ + eorseq r8, r2, ip, lsr #17 │ │ │ │ + eorseq r7, r1, r8, ror fp │ │ │ │ + eorseq r8, r2, r0, lsr #17 │ │ │ │ + andseq lr, r9, r0, asr #25 │ │ │ │ + andseq lr, r9, ip, lsl ip │ │ │ │ + andseq lr, r9, r0, ror #24 │ │ │ │ + andseq lr, r9, r0, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + strd r4, [sp, #-28]! @ 0xffffffe4 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + str lr, [sp, #24] │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ - sub sp, sp, #24 │ │ │ │ + sub sp, sp, #28 │ │ │ │ mov r5, r2 │ │ │ │ + ldr r8, [pc, #360] @ 4094c │ │ │ │ mov r4, r1 │ │ │ │ - str r3, [sp, #20] │ │ │ │ mov r6, r0 │ │ │ │ - bl 3eee8 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + bl 3fe54 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3ea1c │ │ │ │ - ldr r1, [sp, #56] @ 0x38 │ │ │ │ + bl 3f920 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 3ea30 │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [sp, #56] @ 0x38 │ │ │ │ + bl 3f934 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #32 │ │ │ │ blx r3 │ │ │ │ - ldr r8, [pc, #284] @ 3f960 │ │ │ │ - add r8, pc, r8 │ │ │ │ cmp r0, #1 │ │ │ │ - beq 3f884 │ │ │ │ + beq 4086c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ - ldr r1, [sp, #68] @ 0x44 │ │ │ │ - str r1, [sp, #8] │ │ │ │ - ldr r1, [sp, #64] @ 0x40 │ │ │ │ - str r1, [sp, #4] │ │ │ │ + mov r0, r4 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp] │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r6, [r6, #8] │ │ │ │ + ldr r1, [sp, #64] @ 0x40 │ │ │ │ + str r1, [sp, #4] │ │ │ │ + ldr r1, [sp, #68] @ 0x44 │ │ │ │ + str r1, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ + ldr r6, [r6, #8] │ │ │ │ blx r6 │ │ │ │ + add sp, sp, #28 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ add sp, sp, #24 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldr r7, [pc, #216] @ 3f964 │ │ │ │ - add r9, sp, #20 │ │ │ │ - add sl, sp, #56 @ 0x38 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r0, r9 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + add r7, sp, #20 │ │ │ │ + add r9, sp, #56 @ 0x38 │ │ │ │ + mov r0, r7 │ │ │ │ mov r2, #0 │ │ │ │ - mov r1, sl │ │ │ │ - bl 3ec4c │ │ │ │ - ldr lr, [r7, #12] │ │ │ │ - mov r2, r9 │ │ │ │ - ldr r9, [sp, #56] @ 0x38 │ │ │ │ - ldr ip, [r7, #4] │ │ │ │ - sub r9, lr, r9 │ │ │ │ - add r9, r9, r9, lsr #31 │ │ │ │ + mov r1, r9 │ │ │ │ + bl 3fb84 │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r7, [pc, #192] @ 40950 │ │ │ │ + mov r3, r9 │ │ │ │ + ldr r1, [sp, #20] │ │ │ │ + ldr r0, [sp, #56] @ 0x38 │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [r7, #4] │ │ │ │ + ldr ip, [r7, #12] │ │ │ │ + sub r1, lr, r1 │ │ │ │ + add r1, r1, r1, lsr #31 │ │ │ │ + sub r0, ip, r0 │ │ │ │ + asr r1, r1, #1 │ │ │ │ + add r0, r0, r0, lsr #31 │ │ │ │ + asr r0, r0, #1 │ │ │ │ + str r1, [r7, #8] │ │ │ │ mov r1, r7 │ │ │ │ - asr r9, r9, #1 │ │ │ │ - str r9, [r1, #16]! │ │ │ │ - stm sp, {ip, lr} │ │ │ │ - ldr lr, [sp, #20] │ │ │ │ - mov r3, sl │ │ │ │ - sub ip, ip, lr │ │ │ │ - add ip, ip, ip, lsr #31 │ │ │ │ - asr ip, ip, #1 │ │ │ │ - str ip, [r7, #8] │ │ │ │ + str r0, [r1, #16]! │ │ │ │ add r0, r7, #8 │ │ │ │ - bl 3ef20 │ │ │ │ - ldr r3, [pc, #116] @ 3f968 │ │ │ │ - ldr r2, [pc, #116] @ 3f96c │ │ │ │ - ldr ip, [r8, r3] │ │ │ │ - ldr r0, [pc, r2] │ │ │ │ - ldr r3, [ip] │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - cmp r0, #0 │ │ │ │ + str lr, [sp] │ │ │ │ + str ip, [sp, #4] │ │ │ │ + bl 3fe88 │ │ │ │ + ldr r3, [pc, #116] @ 40954 │ │ │ │ + ldr r2, [r8, r3] │ │ │ │ + ldr r3, [pc, #112] @ 40958 │ │ │ │ + ldr r1, [pc, r3] │ │ │ │ + ldr r3, [r2] │ │ │ │ + cmp r1, #0 │ │ │ │ orrge r3, r3, #1 │ │ │ │ - ldr r0, [r7, #20] │ │ │ │ - str r3, [ip] │ │ │ │ - add r2, r2, r0 │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + str r3, [r2] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ ldr r3, [r7, #16] │ │ │ │ + add r2, r2, r1 │ │ │ │ + ldr r1, [pc, #76] @ 4095c │ │ │ │ str r2, [r7, #8] │ │ │ │ ldr r2, [r7, #24] │ │ │ │ - ldr r1, [pc, #68] @ 3f970 │ │ │ │ add r3, r3, r2 │ │ │ │ - str r3, [r7, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ + str r3, [r7, #16] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [r7, #28] │ │ │ │ str r3, [r7, #32] │ │ │ │ ldr r1, [r8, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ - beq 3f854 │ │ │ │ + beq 4082c │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #6 │ │ │ │ - bl 74014 │ │ │ │ - b 3f84c │ │ │ │ - eoreq lr, pc, r0, lsl #21 │ │ │ │ - eorseq r9, r0, r4, lsl #14 │ │ │ │ - andeq r1, r0, r8, asr fp │ │ │ │ - eorseq r0, r0, r0, ror #25 │ │ │ │ - andeq r1, r0, r4, lsl r8 │ │ │ │ + bl 77250 │ │ │ │ + b 40824 │ │ │ │ + ldrsbteq sp, [r1], -r0 │ │ │ │ + ldrshteq r8, [r2], -ip │ │ │ │ + andeq r1, r0, r4, asr #22 │ │ │ │ + ldrshteq pc, [r1], -r4 @ │ │ │ │ + andeq r1, r0, r0, lsl #16 │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r1, r3 │ │ │ │ cmpne r3, #0 │ │ │ │ - beq 3f994 │ │ │ │ + beq 40980 │ │ │ │ ldr r3, [r0, #8]! │ │ │ │ cmp r3, r1 │ │ │ │ cmpne r3, #0 │ │ │ │ - bne 3f984 │ │ │ │ + bne 40970 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ bx lr │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ - str r0, [ip, #4032] @ 0xfc0 │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ + str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r2 │ │ │ │ - ldr r2, [pc, #1420] @ 3ff48 │ │ │ │ + ldr r2, [pc, #1456] @ 40f64 │ │ │ │ mov r5, r3 │ │ │ │ - ldr r3, [pc, #1416] @ 3ff4c │ │ │ │ sub sp, sp, #20 │ │ │ │ + ldr r3, [pc, #1448] @ 40f68 │ │ │ │ + ldr sl, [pc, #1448] @ 40f6c │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r8, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - ldr r8, [sp, #68] @ 0x44 │ │ │ │ - ldr r9, [pc, #1400] @ 3ff50 │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r9, [sp, #56] @ 0x38 │ │ │ │ + cmp r8, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - cmp r8, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #8] │ │ │ │ - ldr sl, [sp, #64] @ 0x40 │ │ │ │ - add r9, pc, r9 │ │ │ │ - beq 3fe24 │ │ │ │ + beq 40e20 │ │ │ │ ldrd r2, [r8] │ │ │ │ add r3, r3, r2 │ │ │ │ sub r0, r0, r3 │ │ │ │ ldrd r2, [r8, #8] │ │ │ │ add r3, r3, r2 │ │ │ │ sub r1, r1, r3 │ │ │ │ - ldr fp, [pc, #1336] @ 3ff54 │ │ │ │ + ldr fp, [pc, #1372] @ 40f70 │ │ │ │ + mov r3, #0 │ │ │ │ cmp r0, #2 │ │ │ │ - add fp, pc, fp │ │ │ │ - ldr r2, [fp, #28] │ │ │ │ movge r6, r0 │ │ │ │ movlt r6, #2 │ │ │ │ cmp r1, #2 │ │ │ │ - mov r3, #0 │ │ │ │ - str r2, [r5, #4] │ │ │ │ movge r7, r1 │ │ │ │ - ldr r2, [fp, #32] │ │ │ │ movlt r7, #2 │ │ │ │ - cmp sl, #0 │ │ │ │ - str r2, [r5, #12] │ │ │ │ + cmp r9, #0 │ │ │ │ + add fp, pc, fp │ │ │ │ + ldr r2, [fp, #28] │ │ │ │ str r3, [r5] │ │ │ │ - str r3, [r5, #8] │ │ │ │ + strd r2, [r5, #4] │ │ │ │ + ldr r2, [fp, #32] │ │ │ │ + str r2, [r5, #12] │ │ │ │ ldr r2, [fp, #36] @ 0x24 │ │ │ │ stm r4, {r3, r6} │ │ │ │ str r3, [r4, #8] │ │ │ │ str r7, [r4, #12] │ │ │ │ - beq 3fdb4 │ │ │ │ + beq 40db0 │ │ │ │ cmp r2, r3 │ │ │ │ - str r3, [sl] │ │ │ │ - str r3, [sl, #8] │ │ │ │ - beq 3fca4 │ │ │ │ + str r3, [r9] │ │ │ │ + str r3, [r9, #8] │ │ │ │ + beq 40ca4 │ │ │ │ mov r2, #2 │ │ │ │ - add r1, sp, #8 │ │ │ │ add r0, sp, #4 │ │ │ │ - bl 3ec4c │ │ │ │ - bl 3ef14 │ │ │ │ - ldr r2, [pc, #1220] @ 3ff58 │ │ │ │ - ldr r3, [pc, #1220] @ 3ff5c │ │ │ │ - ldr r2, [r9, r2] │ │ │ │ - ldr r1, [r2] │ │ │ │ - ldr r2, [sp, #4] │ │ │ │ - add r1, r1, r2 │ │ │ │ - str r1, [sp, #4] │ │ │ │ - ldr r3, [r9, r3] │ │ │ │ - ldr r9, [sp, #8] │ │ │ │ - ldr r3, [r3] │ │ │ │ - add r9, r9, r3 │ │ │ │ - ldr r3, [pc, #1184] @ 3ff60 │ │ │ │ - str r9, [sp, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - vldr s14, [r3, #4] │ │ │ │ - ldr r3, [pc, #1172] @ 3ff64 │ │ │ │ - vcmpe.f32 s14, #0.0 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr fp, [r3, #28] │ │ │ │ - sub ip, fp, r1 │ │ │ │ + add r1, sp, #8 │ │ │ │ + bl 3fb84 │ │ │ │ + bl 3fe80 │ │ │ │ + ldr r3, [pc, #1260] @ 40f74 │ │ │ │ + ldr r3, [sl, r3] │ │ │ │ + ldr r0, [r3] │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + add r0, r0, r3 │ │ │ │ + ldr r3, [pc, #1244] @ 40f78 │ │ │ │ + str r0, [sp, #4] │ │ │ │ + ldr r3, [sl, r3] │ │ │ │ + ldr r2, [r3] │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ + add r3, r3, r2 │ │ │ │ + ldr r2, [pc, #1224] @ 40f7c │ │ │ │ + str r3, [sp, #8] │ │ │ │ + add r2, pc, r2 │ │ │ │ + vldr s13, [r2, #4] │ │ │ │ + ldr r2, [pc, #1212] @ 40f80 │ │ │ │ + vcmpe.f32 s13, #0.0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r2, #28] │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - blt 3fe4c │ │ │ │ + sub sl, r1, r0 │ │ │ │ + blt 40e48 │ │ │ │ vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ - vcmpe.f32 s14, s15 │ │ │ │ + vcmpe.f32 s13, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bls 3ff2c │ │ │ │ - vmov s15, r1 │ │ │ │ + bls 40f48 │ │ │ │ + vmov s15, r0 │ │ │ │ vmov.f32 s12, #112 @ 0x3f800000 1.0 │ │ │ │ - vsub.f32 s12, s14, s12 │ │ │ │ - vcvt.f32.s32 s13, s15 │ │ │ │ - vmov s15, ip │ │ │ │ + vsub.f32 s12, s13, s12 │ │ │ │ + vcvt.f32.s32 s14, s15 │ │ │ │ + vmov s15, sl │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - vmla.f32 s15, s12, s13 │ │ │ │ + vmla.f32 s15, s12, s14 │ │ │ │ vcvt.s32.f32 s15, s15 │ │ │ │ - vmov r2, s15 │ │ │ │ - ldr r3, [pc, #1096] @ 3ff68 │ │ │ │ - str r2, [sl] │ │ │ │ - add r3, pc, r3 │ │ │ │ - vldr s16, [r3, #8] │ │ │ │ - ldr r3, [pc, #1084] @ 3ff6c │ │ │ │ - vcmpe.f32 s16, #0.0 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r3, #32] │ │ │ │ - sub r0, r0, r9 │ │ │ │ + vmov ip, s15 │ │ │ │ + ldr r2, [pc, #1136] @ 40f84 │ │ │ │ + add r2, pc, r2 │ │ │ │ + vldr s14, [r2, #8] │ │ │ │ + ldr r2, [pc, #1128] @ 40f88 │ │ │ │ + vcmpe.f32 s14, #0.0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [r2, #32] │ │ │ │ + str ip, [r9] │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - blt 3fe30 │ │ │ │ + sub lr, lr, r3 │ │ │ │ + blt 40e2c │ │ │ │ vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ - vcmpe.f32 s16, s15 │ │ │ │ + vcmpe.f32 s14, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bls 3ff14 │ │ │ │ - vmov s15, r9 │ │ │ │ - vmov.f32 s12, #112 @ 0x3f800000 1.0 │ │ │ │ - vsub.f32 s12, s16, s12 │ │ │ │ - vcvt.f32.s32 s13, s15 │ │ │ │ - vmov s15, r0 │ │ │ │ + bls 40f30 │ │ │ │ + vmov s15, r3 │ │ │ │ + vmov.f32 s11, #112 @ 0x3f800000 1.0 │ │ │ │ + vsub.f32 s11, s14, s11 │ │ │ │ + vcvt.f32.s32 s12, s15 │ │ │ │ + vmov s15, lr │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - vmla.f32 s15, s12, s13 │ │ │ │ + vmla.f32 s15, s11, s12 │ │ │ │ vcvt.s32.f32 s15, s15 │ │ │ │ - vmov r3, s15 │ │ │ │ - sub r2, ip, r2 │ │ │ │ - sub r0, r0, r3 │ │ │ │ - str r2, [sl, #4] │ │ │ │ - str r3, [sl, #8] │ │ │ │ - str r0, [sl, #12] │ │ │ │ - cmp r1, fp │ │ │ │ - ble 3fd64 │ │ │ │ - sub r0, r1, fp │ │ │ │ - mul r0, r6, r0 │ │ │ │ - blx 1c6508 │ │ │ │ - mov r2, #0 │ │ │ │ - add r0, r0, r0, lsr #31 │ │ │ │ - asr r3, r0, #1 │ │ │ │ - add r3, r3, #1 │ │ │ │ - bic r3, r3, #1 │ │ │ │ - sub r6, r6, r3 │ │ │ │ - stm r4, {r3, r6} │ │ │ │ - ldr r3, [pc, #940] @ 3ff70 │ │ │ │ - stm r5, {r2, fp} │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r6, [r3, #32] │ │ │ │ - cmp r6, r9 │ │ │ │ - bge 3fcfc │ │ │ │ - sub r0, r9, r6 │ │ │ │ - mul r0, r7, r0 │ │ │ │ - mov r1, r9 │ │ │ │ - blx 1c6508 │ │ │ │ - mov r2, #0 │ │ │ │ - add r0, r0, r0, lsr #31 │ │ │ │ - asr r3, r0, #1 │ │ │ │ + vmov r2, s15 │ │ │ │ + sub ip, sl, ip │ │ │ │ + sub lr, lr, r2 │ │ │ │ + str ip, [r9, #4] │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str lr, [r9, #12] │ │ │ │ + cmp r0, r1 │ │ │ │ + ble 40d60 │ │ │ │ + sub r2, r0, r1 │ │ │ │ + mov ip, #0 │ │ │ │ + mul r2, r6, r2 │ │ │ │ + sdiv r2, r2, r0 │ │ │ │ + add r2, r2, r2, lsr #31 │ │ │ │ + asr r2, r2, #1 │ │ │ │ + add r2, r2, #1 │ │ │ │ + bic r2, r2, #1 │ │ │ │ + sub r6, r6, r2 │ │ │ │ + stm r4, {r2, r6} │ │ │ │ + ldr r2, [pc, #980] @ 40f8c │ │ │ │ + str ip, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r2, #32] │ │ │ │ + cmp r1, r3 │ │ │ │ + bge 40cfc │ │ │ │ + sub r2, r3, r1 │ │ │ │ + mul r2, r7, r2 │ │ │ │ + sdiv r3, r2, r3 │ │ │ │ + add r3, r3, r3, lsr #31 │ │ │ │ + asr r3, r3, #1 │ │ │ │ add r3, r3, #1 │ │ │ │ bic r3, r3, #1 │ │ │ │ sub r7, r7, r3 │ │ │ │ - str r7, [r4, #12] │ │ │ │ str r3, [r4, #8] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r6, [r5, #12] │ │ │ │ + mov r3, #0 │ │ │ │ + str r7, [r4, #12] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r1, [r5, #12] │ │ │ │ ldr r6, [r4, #4] │ │ │ │ ldr r7, [r4, #12] │ │ │ │ - ldr r2, [r8] │ │ │ │ - ldr r3, [r8, #8] │ │ │ │ + ldr r3, [r8] │ │ │ │ ldr r0, [r4] │ │ │ │ - ldr r1, [r4, #8] │ │ │ │ - add r0, r0, r2 │ │ │ │ - add r1, r1, r3 │ │ │ │ + ldr r2, [r8, #8] │ │ │ │ + add r0, r0, r3 │ │ │ │ + ldr r3, [r4, #8] │ │ │ │ str r0, [r4] │ │ │ │ + add r3, r3, r2 │ │ │ │ ldr r2, [r8] │ │ │ │ - str r1, [r4, #8] │ │ │ │ - ldr r3, [r8, #8] │ │ │ │ + str r3, [r4, #8] │ │ │ │ + ldr r1, [r8, #8] │ │ │ │ add r2, r6, r2 │ │ │ │ - add r3, r7, r3 │ │ │ │ str r2, [r4, #4] │ │ │ │ - str r3, [r4, #12] │ │ │ │ sub r2, r2, r0 │ │ │ │ - sub r3, r3, r1 │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ + add r1, r7, r1 │ │ │ │ + sub r3, r1, r3 │ │ │ │ + str r1, [r4, #12] │ │ │ │ + ldrd r0, [r5] │ │ │ │ strd r2, [r4, #16] │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - sub r2, r1, r2 │ │ │ │ - sub r3, r3, r0 │ │ │ │ - strd r2, [r5, #16] │ │ │ │ - ldr r2, [pc, #760] @ 3ff74 │ │ │ │ - ldr r3, [pc, #716] @ 3ff4c │ │ │ │ + ldrd r2, [r5, #8] │ │ │ │ + sub r1, r1, r0 │ │ │ │ + sub r3, r3, r2 │ │ │ │ + ldr r2, [pc, #812] @ 40f90 │ │ │ │ + str r1, [r5, #16] │ │ │ │ + str r3, [r5, #20] │ │ │ │ + ldr r3, [pc, #760] @ 40f68 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 3ff44 │ │ │ │ + bne 40f60 │ │ │ │ add sp, sp, #20 │ │ │ │ - vpop {d8} │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r3, [pc, #716] @ 3ff78 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r3, [pc, #744] @ 40f94 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 3fc14 │ │ │ │ + beq 40c08 │ │ │ │ mov r2, #2 │ │ │ │ - add r1, sp, #8 │ │ │ │ add r0, sp, #4 │ │ │ │ - bl 3ec4c │ │ │ │ - bl 3ef14 │ │ │ │ - ldr r2, [pc, #644] @ 3ff58 │ │ │ │ - ldr r3, [pc, #644] @ 3ff5c │ │ │ │ - ldr r2, [r9, r2] │ │ │ │ - ldr r1, [r2] │ │ │ │ - ldr r2, [sp, #4] │ │ │ │ - add r1, r1, r2 │ │ │ │ - str r1, [sp, #4] │ │ │ │ - ldr r3, [r9, r3] │ │ │ │ - ldr r9, [r3] │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - add r9, r9, r3 │ │ │ │ - b 3fab8 │ │ │ │ - vcmpe.f32 s16, #0.0 │ │ │ │ - mov r3, #0 │ │ │ │ + add r1, sp, #8 │ │ │ │ + bl 3fb84 │ │ │ │ + bl 3fe80 │ │ │ │ + ldr r3, [pc, #672] @ 40f74 │ │ │ │ + ldr r2, [sp, #8] │ │ │ │ + ldr r3, [sl, r3] │ │ │ │ + ldr r0, [r3] │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + add r0, r0, r3 │ │ │ │ + ldr r3, [pc, #652] @ 40f78 │ │ │ │ + str r0, [sp, #4] │ │ │ │ + ldr r3, [sl, r3] │ │ │ │ + ldr r3, [r3] │ │ │ │ + add r3, r3, r2 │ │ │ │ + b 40aac │ │ │ │ + vcmpe.f32 s14, #0.0 │ │ │ │ + mov r2, #0 │ │ │ │ + str r2, [r4, #8] │ │ │ │ str r7, [r4, #12] │ │ │ │ - str r3, [r4, #8] │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - blt 3fef8 │ │ │ │ + blt 40f14 │ │ │ │ vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ - vcmpe.f32 s16, s15 │ │ │ │ + vcmpe.f32 s14, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bls 3fec0 │ │ │ │ - sub r3, r6, r9 │ │ │ │ - vmov s15, r3 │ │ │ │ - vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ - vsub.f32 s16, s16, s14 │ │ │ │ - vmov s14, r9 │ │ │ │ + bls 40edc │ │ │ │ + vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ + sub r2, r1, r3 │ │ │ │ + vmov s15, r2 │ │ │ │ + vsub.f32 s14, s14, s13 │ │ │ │ + vmov s13, r3 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - vcvt.f32.s32 s14, s14 │ │ │ │ - vmla.f32 s15, s16, s14 │ │ │ │ + vcvt.f32.s32 s13, s13 │ │ │ │ + vmla.f32 s15, s14, s13 │ │ │ │ vcvt.s32.f32 s15, s15 │ │ │ │ - vmov r3, s15 │ │ │ │ - add r9, r3, r9 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r9, [r5, #12] │ │ │ │ + vmov r2, s15 │ │ │ │ + add r3, r2, r3 │ │ │ │ + strd r2, [r5, #8] │ │ │ │ ldr r6, [r4, #4] │ │ │ │ ldr r7, [r4, #12] │ │ │ │ - b 3fc14 │ │ │ │ - vcmpe.f32 s14, #0.0 │ │ │ │ + b 40c08 │ │ │ │ + vcmpe.f32 s13, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - blt 3fedc │ │ │ │ + blt 40ef8 │ │ │ │ vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ - vcmpe.f32 s14, s15 │ │ │ │ + vcmpe.f32 s13, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bls 3fea4 │ │ │ │ - sub r3, fp, r1 │ │ │ │ - vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ - vmov s15, r3 │ │ │ │ - vsub.f32 s14, s14, s13 │ │ │ │ - vmov s13, r1 │ │ │ │ + bls 40ec0 │ │ │ │ + vmov.f32 s12, #112 @ 0x3f800000 1.0 │ │ │ │ + sub r2, r1, r0 │ │ │ │ + vmov s15, r2 │ │ │ │ + vsub.f32 s13, s13, s12 │ │ │ │ + vmov s12, r0 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - vcvt.f32.s32 s13, s13 │ │ │ │ - vmla.f32 s15, s14, s13 │ │ │ │ + vcvt.f32.s32 s12, s12 │ │ │ │ + vmla.f32 s15, s13, s12 │ │ │ │ vcvt.s32.f32 s15, s15 │ │ │ │ - vmov r2, s15 │ │ │ │ - add fp, r2, r1 │ │ │ │ - mov r3, #0 │ │ │ │ - b 3fbb8 │ │ │ │ + vmov ip, s15 │ │ │ │ + add r1, ip, r0 │ │ │ │ + mov r2, #0 │ │ │ │ + b 40bac │ │ │ │ cmp r2, #0 │ │ │ │ - bne 3fe68 │ │ │ │ - ldr sl, [pc, #440] @ 3ff7c │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r3, [sl, #12] │ │ │ │ + bne 40e64 │ │ │ │ + ldr r9, [pc, #472] @ 40f98 │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r3, [r9, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 3fc14 │ │ │ │ + beq 40c08 │ │ │ │ mov r2, #2 │ │ │ │ add r1, sp, #8 │ │ │ │ add r0, sp, #4 │ │ │ │ - bl 3ec4c │ │ │ │ - bl 3ef14 │ │ │ │ - ldr r2, [pc, #364] @ 3ff58 │ │ │ │ - vldr s14, [sl, #4] │ │ │ │ - ldr r2, [r9, r2] │ │ │ │ - vldr s16, [sl, #8] │ │ │ │ - ldr r3, [pc, #352] @ 3ff5c │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldr fp, [fp, #28] │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - add r1, r1, r2 │ │ │ │ - str r1, [sp, #4] │ │ │ │ - ldr r3, [r9, r3] │ │ │ │ - ldr r9, [sp, #8] │ │ │ │ + bl 3fb84 │ │ │ │ + bl 3fe80 │ │ │ │ + ldr r3, [pc, #396] @ 40f74 │ │ │ │ + ldr r0, [sp, #4] │ │ │ │ + vldr s13, [r9, #4] │ │ │ │ + ldr r3, [sl, r3] │ │ │ │ + vldr s14, [r9, #8] │ │ │ │ + ldr r1, [fp, #28] │ │ │ │ ldr r3, [r3] │ │ │ │ - add r9, r9, r3 │ │ │ │ - str r9, [sp, #8] │ │ │ │ - b 3fb8c │ │ │ │ - ldr r8, [pc, #340] @ 3ff80 │ │ │ │ + add r0, r0, r3 │ │ │ │ + ldr r3, [pc, #368] @ 40f78 │ │ │ │ + str r0, [sp, #4] │ │ │ │ + ldr r3, [sl, r3] │ │ │ │ + ldr r2, [r3] │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ + add r3, r3, r2 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + b 40b80 │ │ │ │ + ldr r8, [pc, #372] @ 40f9c │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fa14 │ │ │ │ - bpl 3fb54 │ │ │ │ - vmov s15, r9 │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - vmul.f32 s15, s15, s16 │ │ │ │ - vcvt.s32.f32 s15, s15 │ │ │ │ - vmov r3, s15 │ │ │ │ - b 3fb78 │ │ │ │ - bpl 3faf4 │ │ │ │ - vmov s15, r1 │ │ │ │ + b 40a0c │ │ │ │ + bpl 40b48 │ │ │ │ + vmov s15, r3 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vmul.f32 s15, s15, s14 │ │ │ │ vcvt.s32.f32 s15, s15 │ │ │ │ vmov r2, s15 │ │ │ │ - b 3fb18 │ │ │ │ + b 40b6c │ │ │ │ + bpl 40ae8 │ │ │ │ + vmov s15, r0 │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + vmul.f32 s15, s15, s13 │ │ │ │ + vcvt.s32.f32 s15, s15 │ │ │ │ + vmov ip, s15 │ │ │ │ + b 40b0c │ │ │ │ mov r2, #2 │ │ │ │ add r1, sp, #8 │ │ │ │ add r0, sp, #4 │ │ │ │ - bl 3ec4c │ │ │ │ - bl 3ef14 │ │ │ │ - ldr r2, [pc, #212] @ 3ff58 │ │ │ │ - ldr r1, [pc, #252] @ 3ff84 │ │ │ │ - ldr r2, [r9, r2] │ │ │ │ - add r1, pc, r1 │ │ │ │ - vldr s14, [r1, #4] │ │ │ │ - vldr s16, [r1, #8] │ │ │ │ - ldr r3, [pc, #192] @ 3ff5c │ │ │ │ - ldr fp, [fp, #28] │ │ │ │ - ldr r2, [r2] │ │ │ │ - b 3fe00 │ │ │ │ - sub r3, fp, r1 │ │ │ │ - vmov s15, r3 │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - vmul.f32 s15, s15, s14 │ │ │ │ - vcvt.s32.f32 s15, s15 │ │ │ │ - vmov r2, s15 │ │ │ │ - b 3fda8 │ │ │ │ - sub r3, r6, r9 │ │ │ │ - vmov s15, r3 │ │ │ │ + bl 3fb84 │ │ │ │ + bl 3fe80 │ │ │ │ + ldr r3, [pc, #244] @ 40f74 │ │ │ │ + ldr r0, [sp, #4] │ │ │ │ + ldr r1, [fp, #28] │ │ │ │ + ldr r3, [sl, r3] │ │ │ │ + ldr r3, [r3] │ │ │ │ + add r0, r0, r3 │ │ │ │ + ldr r3, [pc, #224] @ 40f78 │ │ │ │ + str r0, [sp, #4] │ │ │ │ + ldr r3, [sl, r3] │ │ │ │ + ldr r2, [r3] │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ + add r3, r3, r2 │ │ │ │ + ldr r2, [pc, #240] @ 40fa0 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + add r2, pc, r2 │ │ │ │ + vldr s13, [r2, #4] │ │ │ │ + vldr s14, [r2, #8] │ │ │ │ + b 40b80 │ │ │ │ + sub r2, r1, r0 │ │ │ │ + vmov s15, r2 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - vmul.f32 s15, s15, s16 │ │ │ │ + vmul.f32 s15, s15, s13 │ │ │ │ vcvt.s32.f32 s15, s15 │ │ │ │ - vmov r3, s15 │ │ │ │ - b 3fd4c │ │ │ │ - bpl 3fd80 │ │ │ │ - vmov s15, r1 │ │ │ │ + vmov ip, s15 │ │ │ │ + b 40da4 │ │ │ │ + sub r2, r1, r3 │ │ │ │ + vmov s15, r2 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vmul.f32 s15, s15, s14 │ │ │ │ vcvt.s32.f32 s15, s15 │ │ │ │ vmov r2, s15 │ │ │ │ - b 3fda8 │ │ │ │ - bpl 3fd24 │ │ │ │ - vmov s15, r9 │ │ │ │ + b 40d4c │ │ │ │ + bpl 40d7c │ │ │ │ + vmov s15, r0 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - vmul.f32 s15, s15, s16 │ │ │ │ + vmul.f32 s15, s15, s13 │ │ │ │ vcvt.s32.f32 s15, s15 │ │ │ │ - vmov r3, s15 │ │ │ │ - b 3fd4c │ │ │ │ - vmov s15, r0 │ │ │ │ + vmov ip, s15 │ │ │ │ + b 40da4 │ │ │ │ + bpl 40d24 │ │ │ │ + vmov s15, r3 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - vmul.f32 s15, s15, s16 │ │ │ │ + vmul.f32 s15, s15, s14 │ │ │ │ vcvt.s32.f32 s15, s15 │ │ │ │ - vmov r3, s15 │ │ │ │ - b 3fb78 │ │ │ │ - vmov s15, ip │ │ │ │ + vmov r2, s15 │ │ │ │ + b 40d4c │ │ │ │ + vmov s15, lr │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vmul.f32 s15, s15, s14 │ │ │ │ vcvt.s32.f32 s15, s15 │ │ │ │ vmov r2, s15 │ │ │ │ - b 3fb18 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - strdeq lr, [pc], -ip @ │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq lr, pc, ip, asr #17 │ │ │ │ - eorseq r9, r0, r8, ror r5 │ │ │ │ - andeq r1, r0, ip, lsr #15 │ │ │ │ - strdeq r1, [r0], -ip │ │ │ │ - eorseq r0, r0, r8, lsl fp │ │ │ │ - eorseq r9, r0, r4, asr #9 │ │ │ │ - ldrhteq r0, [r0], -r8 │ │ │ │ - eorseq r9, r0, r4, ror #8 │ │ │ │ - ldrsbteq r9, [r0], -r0 │ │ │ │ - eoreq lr, pc, r4, asr #12 │ │ │ │ - eorseq r0, r0, r0, lsr r9 │ │ │ │ - eorseq r0, r0, r8, lsl r8 │ │ │ │ - andseq sl, ip, r4, lsl #16 │ │ │ │ - eorseq r0, r0, r0, asr r7 │ │ │ │ + b 40b6c │ │ │ │ + vmov s15, sl │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + vmul.f32 s15, s15, s13 │ │ │ │ + vcvt.s32.f32 s15, s15 │ │ │ │ + vmov ip, s15 │ │ │ │ + b 40b0c │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eorseq sp, r1, r0, lsl r9 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq sp, r1, r4, lsl #18 │ │ │ │ + eorseq r8, r2, r4, ror #10 │ │ │ │ + muleq r0, r8, r7 │ │ │ │ + andeq r1, r0, r8, ror #11 │ │ │ │ + eorseq pc, r1, r4, lsr #22 │ │ │ │ + ldrsbteq r8, [r2], -r0 │ │ │ │ + eorseq pc, r1, r8, asr #21 │ │ │ │ + eorseq r8, r2, r4, ror r4 │ │ │ │ + ldrsbteq r8, [r2], -r8 │ │ │ │ + eorseq sp, r1, r4, ror #12 │ │ │ │ + eorseq pc, r1, r0, lsr r9 @ │ │ │ │ + eorseq pc, r1, ip, lsl r8 @ │ │ │ │ + andseq fp, sp, r8, asr sl │ │ │ │ + eorseq pc, r1, r8, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ - ldr lr, [pc, #152] @ 40038 │ │ │ │ - ldr ip, [pc, #152] @ 4003c │ │ │ │ + ldr lr, [pc, #160] @ 41060 │ │ │ │ + sub sp, sp, #64 @ 0x40 │ │ │ │ + ldr ip, [pc, #156] @ 41064 │ │ │ │ + ldr r3, [pc, #156] @ 41068 │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r3, [pc, #148] @ 40040 │ │ │ │ + ldr r2, [pc, #152] @ 4106c │ │ │ │ ldr ip, [lr, ip] │ │ │ │ - sub sp, sp, #64 @ 0x40 │ │ │ │ - ldr r2, [pc, #140] @ 40044 │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #60] @ 0x3c │ │ │ │ mov ip, #0 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r3, r2] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 40008 │ │ │ │ - ldr ip, [pc, #108] @ 40048 │ │ │ │ + ldr r3, [r3, r2] │ │ │ │ + ldr r3, [r3] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 41028 │ │ │ │ + ldr ip, [pc, #116] @ 41070 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ - add ip, pc, ip │ │ │ │ add r4, sp, #20 │ │ │ │ - strd r0, [sp, #4] │ │ │ │ mov r2, #1 │ │ │ │ + strd r0, [sp, #4] │ │ │ │ mov r1, r3 │ │ │ │ - str ip, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ + add ip, pc, ip │ │ │ │ + str ip, [sp] │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ mov r0, r4 │ │ │ │ - bl 3a5e0 │ │ │ │ - bl 3b164 │ │ │ │ - ldr r2, [pc, #60] @ 4004c │ │ │ │ - ldr r3, [pc, #40] @ 4003c │ │ │ │ + bl 3b1d4 │ │ │ │ + bl 3bdc8 │ │ │ │ + ldr r2, [pc, #68] @ 41074 │ │ │ │ + ldr r3, [pc, #48] @ 41064 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 40034 │ │ │ │ + bne 4105c │ │ │ │ add sp, sp, #64 @ 0x40 │ │ │ │ - pop {r4, pc} │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq lr, pc, r0, lsr #6 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq lr, pc, r0, lsl #6 │ │ │ │ - andeq r1, r0, r4, lsl #23 │ │ │ │ - andseq sp, r8, r4, lsr r2 │ │ │ │ - strhteq lr, [pc], -r0 │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eorseq sp, r1, r8, lsl #6 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + ldrshteq sp, [r1], -ip │ │ │ │ + andeq r1, r0, r0, ror fp │ │ │ │ + andseq lr, r9, r0, asr r4 │ │ │ │ + eorseq sp, r1, r0, lsr #5 │ │ │ │ vldr s15, [r0] │ │ │ │ vmov.f32 s14, #240 @ 0xbf800000 -1.0 │ │ │ │ - vldr s0, [pc, #60] @ 4009c │ │ │ │ - vcmp.f32 s15, s14 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bxeq lr │ │ │ │ - vldr s15, [r0, #4] │ │ │ │ + vldr s0, [pc, #68] @ 410cc │ │ │ │ vcmp.f32 s15, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bxeq lr │ │ │ │ + bne 410b4 │ │ │ │ + b 410c8 │ │ │ │ vcmpe.f32 s15, s0 │ │ │ │ vldr s13, [r0, #8] │ │ │ │ add r0, r0, #8 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vcmp.f32 s13, s14 │ │ │ │ - vmovgt.f32 s0, s15 │ │ │ │ + vselgt.f32 s0, s15, s0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + beq 410c8 │ │ │ │ + vldr s15, [r0, #4] │ │ │ │ + vcmp.f32 s15, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne 40068 │ │ │ │ + bne 41094 │ │ │ │ + bx lr │ │ │ │ bx lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ vldr s15, [r0] │ │ │ │ vmov.f32 s13, #240 @ 0xbf800000 -1.0 │ │ │ │ vcmp.f32 s15, s13 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne 400e4 │ │ │ │ - b 400f4 │ │ │ │ + bne 41114 │ │ │ │ + b 41124 │ │ │ │ vcmpe.f32 s0, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - blt 400d0 │ │ │ │ + blt 41100 │ │ │ │ vcmpe.f32 s14, s0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bge 400fc │ │ │ │ + bge 4112c │ │ │ │ vldr s15, [r0, #8] │ │ │ │ add r0, r0, #8 │ │ │ │ vcmp.f32 s15, s13 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq 400f4 │ │ │ │ + beq 41124 │ │ │ │ vldr s14, [r0, #4] │ │ │ │ vcmp.f32 s14, s13 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne 400b8 │ │ │ │ + bne 410e8 │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ vpush {d8-d9} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ - ldr r2, [pc, #572] @ 4035c │ │ │ │ - ldr r3, [pc, #572] @ 40360 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ + ldr r2, [pc, #592] @ 413ac │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ + ldr r3, [pc, #584] @ 413b0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ str r0, [sp] │ │ │ │ - beq 40228 │ │ │ │ + beq 41264 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r8, r0 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 40330 │ │ │ │ + beq 41380 │ │ │ │ mov r5, #0 │ │ │ │ - vldr s18, [pc, #500] @ 40354 │ │ │ │ - vldr s17, [pc, #500] @ 40358 │ │ │ │ + vldr s18, [pc, #520] @ 413a4 │ │ │ │ + mov r7, sp │ │ │ │ mov r6, r5 │ │ │ │ mov r4, r5 │ │ │ │ - mov r7, sp │ │ │ │ - b 401d8 │ │ │ │ + vldr s17, [pc, #508] @ 413a8 │ │ │ │ + b 41214 │ │ │ │ cmp r3, #75 @ 0x4b │ │ │ │ - beq 40260 │ │ │ │ + beq 412ac │ │ │ │ cmp r3, #77 @ 0x4d │ │ │ │ movne r0, r1 │ │ │ │ - bne 40194 │ │ │ │ - vmul.f32 s16, s16, s17 │ │ │ │ + bne 411d0 │ │ │ │ add r0, r1, #1 │ │ │ │ + vmul.f32 s16, s16, s17 │ │ │ │ str r0, [sp] │ │ │ │ ldrb r3, [r1, #1] │ │ │ │ cmp r3, #45 @ 0x2d │ │ │ │ - beq 40278 │ │ │ │ + beq 412c4 │ │ │ │ cmp r3, #0 │ │ │ │ cmpne r3, #44 @ 0x2c │ │ │ │ - bne 40220 │ │ │ │ + bne 4125c │ │ │ │ vcmpe.f32 s16, #0.0 │ │ │ │ add r1, r4, r5 │ │ │ │ vstr s16, [r1] │ │ │ │ vstr s16, [r1, #4] │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi 40220 │ │ │ │ + bmi 4125c │ │ │ │ cmp r3, #0 │ │ │ │ add r8, r0, #1 │ │ │ │ add r6, r6, #1 │ │ │ │ add r5, r5, #8 │ │ │ │ - beq 4031c │ │ │ │ + beq 41368 │ │ │ │ ldrb r3, [r0, #1] │ │ │ │ cmp r3, #44 @ 0x2c │ │ │ │ - beq 40220 │ │ │ │ + beq 4125c │ │ │ │ mov r0, r4 │ │ │ │ add r1, r5, #16 │ │ │ │ - bl 254a8 │ │ │ │ + bl 253d4 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 4033c │ │ │ │ + beq 4138c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ - bl 247d0 │ │ │ │ + bl 24708 │ │ │ │ ldr r1, [sp] │ │ │ │ + vcvt.f32.f64 s16, d0 │ │ │ │ ldrb r3, [r1] │ │ │ │ cmp r3, #107 @ 0x6b │ │ │ │ - vcvt.f32.f64 s16, d0 │ │ │ │ - beq 40260 │ │ │ │ - bls 40170 │ │ │ │ + beq 412ac │ │ │ │ + bls 411ac │ │ │ │ cmp r3, #109 @ 0x6d │ │ │ │ - beq 40184 │ │ │ │ + beq 411c0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ mov r4, #0 │ │ │ │ - ldr r2, [pc, #304] @ 40364 │ │ │ │ - ldr r3, [pc, #296] @ 40360 │ │ │ │ + ldr r2, [pc, #324] @ 413b4 │ │ │ │ + ldr r3, [pc, #316] @ 413b0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 40350 │ │ │ │ + bne 413a0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ vpop {d8-d9} │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ add r0, r1, #1 │ │ │ │ + vmul.f32 s16, s16, s18 │ │ │ │ str r0, [sp] │ │ │ │ ldrb r3, [r1, #1] │ │ │ │ - vmul.f32 s16, s16, s18 │ │ │ │ cmp r3, #45 @ 0x2d │ │ │ │ - bne 4019c │ │ │ │ + bne 411d8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r0, #1 │ │ │ │ - bl 247d0 │ │ │ │ + bl 24708 │ │ │ │ ldr r1, [sp] │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ ldrb r3, [r1] │ │ │ │ cmp r3, #107 @ 0x6b │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - beq 40304 │ │ │ │ - bhi 402e4 │ │ │ │ + beq 41350 │ │ │ │ + bhi 41330 │ │ │ │ cmp r3, #75 @ 0x4b │ │ │ │ - beq 40304 │ │ │ │ + beq 41350 │ │ │ │ cmp r3, #77 @ 0x4d │ │ │ │ movne r0, r1 │ │ │ │ - beq 402ec │ │ │ │ + beq 41338 │ │ │ │ cmp r3, #44 @ 0x2c │ │ │ │ cmpne r3, #0 │ │ │ │ - bne 40220 │ │ │ │ + bne 4125c │ │ │ │ vcmpe.f32 s16, #0.0 │ │ │ │ add r1, r4, r5 │ │ │ │ vstr s16, [r1] │ │ │ │ vstr s0, [r1, #4] │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi 40220 │ │ │ │ + bmi 4125c │ │ │ │ vcmpe.f32 s0, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bpl 401c0 │ │ │ │ - b 40220 │ │ │ │ + bpl 411fc │ │ │ │ + b 4125c │ │ │ │ cmp r3, #109 @ 0x6d │ │ │ │ - bne 40220 │ │ │ │ - vldr s15, [pc, #100] @ 40358 │ │ │ │ + bne 4125c │ │ │ │ + vldr s15, [pc, #104] @ 413a8 │ │ │ │ add r0, r1, #1 │ │ │ │ str r0, [sp] │ │ │ │ - vmul.f32 s0, s0, s15 │ │ │ │ ldrb r3, [r1, #1] │ │ │ │ - b 402b0 │ │ │ │ - vldr s15, [pc, #72] @ 40354 │ │ │ │ + vmul.f32 s0, s0, s15 │ │ │ │ + b 412fc │ │ │ │ + vldr s15, [pc, #76] @ 413a4 │ │ │ │ add r0, r1, #1 │ │ │ │ str r0, [sp] │ │ │ │ - vmul.f32 s0, s0, s15 │ │ │ │ ldrb r3, [r1, #1] │ │ │ │ - b 402b0 │ │ │ │ + vmul.f32 s0, s0, s15 │ │ │ │ + b 412fc │ │ │ │ add r6, r4, r6, lsl #3 │ │ │ │ - ldr r3, [pc, #64] @ 40368 │ │ │ │ - str r3, [r6, #4] │ │ │ │ + mov r3, #0 │ │ │ │ + movt r3, #49024 @ 0xbf80 │ │ │ │ str r3, [r6] │ │ │ │ - b 4022c │ │ │ │ + str r3, [r6, #4] │ │ │ │ + b 41268 │ │ │ │ mov r6, r3 │ │ │ │ mov r4, r3 │ │ │ │ - b 40320 │ │ │ │ - ldr r2, [pc, #40] @ 4036c │ │ │ │ + b 4136c │ │ │ │ + ldr r2, [pc, #36] @ 413b8 │ │ │ │ mov r1, #2 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl ab6e0 │ │ │ │ - b 40228 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ + bl b155c │ │ │ │ + b 41264 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ ldrbtmi r0, [sl], #-0 │ │ │ │ ldmdbmi r4!, {sl, sp}^ │ │ │ │ - eoreq lr, pc, r0, lsr #3 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq lr, pc, ip, lsl #1 │ │ │ │ - svclt 0x00800000 │ │ │ │ - andseq ip, r8, r0, ror #29 │ │ │ │ + eorseq sp, r1, ip, ror #2 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq sp, r1, r0, rrx │ │ │ │ + andseq lr, r9, r0, ror #1 │ │ │ │ bx lr │ │ │ │ cmp r0, #2 │ │ │ │ - bne 40394 │ │ │ │ - ldr r3, [pc, #24] @ 4039c │ │ │ │ + bne 413e4 │ │ │ │ ldr r2, [r1] │ │ │ │ + movw r3, #17747 @ 0x4553 │ │ │ │ + movt r3, #19792 @ 0x4d50 │ │ │ │ movw r0, #259 @ 0x103 │ │ │ │ cmp r2, r3 │ │ │ │ movne r0, #0 │ │ │ │ bx lr │ │ │ │ mvn r0, #2 │ │ │ │ bx lr │ │ │ │ - ldclmi 5, cr4, [r0, #-332] @ 0xfffffeb4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r3, [pc, #104] @ 40420 │ │ │ │ - ldr r2, [pc, #104] @ 40424 │ │ │ │ + ldr r3, [pc, #128] @ 4148c │ │ │ │ + ldr r2, [pc, #128] @ 41490 │ │ │ │ + ldr r5, [pc, #128] @ 41494 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3, r2] │ │ │ │ - ldr r5, [pc, #96] @ 40428 │ │ │ │ - ldr r2, [r4] │ │ │ │ add r5, pc, r5 │ │ │ │ - cmp r2, #0 │ │ │ │ ldr r0, [r5] │ │ │ │ - blt 4040c │ │ │ │ - cmp r2, r0 │ │ │ │ + ldr r3, [r4] │ │ │ │ + cmp r3, #0 │ │ │ │ + blt 4146c │ │ │ │ + cmp r3, r0 │ │ │ │ mvneq r3, #0 │ │ │ │ streq r3, [r4] │ │ │ │ - bne 40400 │ │ │ │ - bl 21cec │ │ │ │ - ldr r3, [pc, #56] @ 4042c │ │ │ │ + bne 41460 │ │ │ │ + bl 21c54 │ │ │ │ + ldr r3, [pc, #80] @ 41498 │ │ │ │ mvn r2, #0 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3] │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - mov r0, r2 │ │ │ │ - bl 21cec │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + mov r0, r3 │ │ │ │ + bl 21c54 │ │ │ │ ldr r0, [r5] │ │ │ │ mvn r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ str r3, [r4] │ │ │ │ - poplt {r4, r5, r6, pc} │ │ │ │ - b 403e8 │ │ │ │ - eoreq sp, pc, r8, lsl #30 │ │ │ │ - andeq r1, r0, r0, lsl fp │ │ │ │ - eorseq r0, r0, ip, lsr r2 │ │ │ │ - eorseq r0, r0, r0, lsl r2 │ │ │ │ + bge 4143c │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + eorseq ip, r1, r0, asr #29 │ │ │ │ + strdeq r1, [r0], -ip │ │ │ │ + eorseq pc, r1, ip, ror #3 │ │ │ │ + ldrhteq pc, [r1], -r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0] │ │ │ │ - ldr ip, [pc, #76] @ 40498 │ │ │ │ + sub sp, sp, #20 │ │ │ │ + ldr ip, [pc, #76] @ 41508 │ │ │ │ ldrd r0, [r3] │ │ │ │ ldrd r2, [r3, #8] │ │ │ │ add ip, pc, ip │ │ │ │ cmp r3, #0 │ │ │ │ - sub sp, sp, #20 │ │ │ │ - bgt 4046c │ │ │ │ - ldr r3, [pc, #52] @ 4049c │ │ │ │ + bgt 414d8 │ │ │ │ + ldr r3, [pc, #56] @ 4150c │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr ip, [pc, #44] @ 404a0 │ │ │ │ + str r3, [sp] │ │ │ │ + asr r3, r3, #31 │ │ │ │ + ldr ip, [pc, #40] @ 41510 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov r3, #1 │ │ │ │ + str r3, [sp, #8] │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp, #12] │ │ │ │ - mov ip, #1 │ │ │ │ - str ip, [sp, #8] │ │ │ │ - asr ip, r3, #31 │ │ │ │ - stm sp, {r3, ip} │ │ │ │ - bl 1553b8 │ │ │ │ + bl 162c2c │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - eoreq sp, pc, r0, ror lr @ │ │ │ │ - strdeq r1, [r0], -ip │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ + eorseq ip, r1, r0, lsl lr │ │ │ │ + andeq r1, r0, r8, ror #15 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ - ldr r5, [pc, #268] @ 405c8 │ │ │ │ - ldr r4, [pc, #268] @ 405cc │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr ip, [pc, #264] @ 405d0 │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ - ldr r3, [pc, #260] @ 405d4 │ │ │ │ + ldr r5, [pc, #284] @ 41654 │ │ │ │ + mov r7, r1 │ │ │ │ sub sp, sp, #24 │ │ │ │ - ldr r2, [pc, #256] @ 405d8 │ │ │ │ + mov lr, #4 │ │ │ │ + mov r6, r0 │ │ │ │ + ldr ip, [pc, #268] @ 41658 │ │ │ │ + ldr r4, [pc, #268] @ 4165c │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r3, [pc, #264] @ 41660 │ │ │ │ add ip, pc, ip │ │ │ │ + ldr r2, [pc, #260] @ 41664 │ │ │ │ + ldr r4, [r5, r4] │ │ │ │ + mov r5, r1 │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [ip] │ │ │ │ ldr r4, [r4] │ │ │ │ str r4, [sp, #20] │ │ │ │ mov r4, #0 │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov lr, #4 │ │ │ │ - ldr ip, [ip] │ │ │ │ - str ip, [sp, #4] │ │ │ │ + str r1, [sp, #4] │ │ │ │ strh lr, [sp, #8] │ │ │ │ - ldr r2, [r3, r2] │ │ │ │ - mov r6, r0 │ │ │ │ - ldr r2, [r2] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r7, r1 │ │ │ │ - str r2, [sp, #12] │ │ │ │ + ldr r3, [r3, r2] │ │ │ │ strh lr, [sp, #16] │ │ │ │ + ldr r3, [r3] │ │ │ │ + str r3, [sp, #12] │ │ │ │ cmp r7, #0 │ │ │ │ - bgt 4054c │ │ │ │ - ldr r2, [pc, #184] @ 405dc │ │ │ │ - ldr r3, [pc, #164] @ 405cc │ │ │ │ + bgt 415d8 │ │ │ │ + ldr r2, [pc, #200] @ 41668 │ │ │ │ + ldr r3, [pc, #184] @ 4165c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 405ac │ │ │ │ + bne 41638 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #24 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r8, [pc, #140] @ 405e0 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r8, [pc, #140] @ 4166c │ │ │ │ add r4, sp, #4 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 21f44 │ │ │ │ + bl 21eac │ │ │ │ cmp r0, #0 │ │ │ │ - beq 40558 │ │ │ │ + beq 415e4 │ │ │ │ ldrh r3, [sp, #10] │ │ │ │ tst r3, #4 │ │ │ │ - beq 405a0 │ │ │ │ + beq 4162c │ │ │ │ ldr r0, [r8] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ - bl 23888 │ │ │ │ + bl 237c0 │ │ │ │ cmp r0, #0 │ │ │ │ - ble 405b0 │ │ │ │ + ble 4163c │ │ │ │ sub r7, r7, r0 │ │ │ │ add r6, r6, r0 │ │ │ │ - b 40514 │ │ │ │ + b 41590 │ │ │ │ mov r0, #1000 @ 0x3e8 │ │ │ │ - bl 23624 │ │ │ │ - b 40558 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - ldr r0, [pc, #44] @ 405e4 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 25100 │ │ │ │ - mov r0, #0 │ │ │ │ - bl 23624 │ │ │ │ - b 40558 │ │ │ │ - eoreq sp, pc, r4, lsl #28 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eorseq r0, r0, r0, lsr r1 │ │ │ │ - ldrdeq sp, [pc], -ip @ │ │ │ │ - andeq r1, r0, r0, lsl fp │ │ │ │ - mlaeq pc, ip, sp, sp @ │ │ │ │ - ldrhteq r0, [r0], -r0 │ │ │ │ - andseq ip, r8, r4, lsl #25 │ │ │ │ + bl 23568 │ │ │ │ + b 415e4 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + ldr r0, [pc, #44] @ 41670 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl 2502c │ │ │ │ + mov r0, #0 │ │ │ │ + bl 23568 │ │ │ │ + b 415e4 │ │ │ │ + eorseq ip, r1, r4, lsl #27 │ │ │ │ + ldrhteq pc, [r1], -r0 @ │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq ip, r1, ip, ror #26 │ │ │ │ + strdeq r1, [r0], -ip │ │ │ │ + eorseq ip, r1, r0, lsr sp │ │ │ │ + eorseq pc, r1, r4, lsr #32 │ │ │ │ + andseq sp, r9, r8, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ - ldr r2, [pc, #572] @ 4083c │ │ │ │ - ldr r3, [pc, #572] @ 40840 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ + ldr r2, [pc, #584] @ 418dc │ │ │ │ sub sp, sp, #80 @ 0x50 │ │ │ │ subs r4, r0, #0 │ │ │ │ + ldr r3, [pc, #576] @ 418e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, #0 │ │ │ │ - beq 40780 │ │ │ │ - ldr r1, [pc, #540] @ 40844 │ │ │ │ + beq 41820 │ │ │ │ + ldr r1, [pc, #552] @ 418e4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 21800 │ │ │ │ + bl 21768 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 40734 │ │ │ │ + beq 417d4 │ │ │ │ mov r2, #10 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #5 │ │ │ │ - bl 233b4 │ │ │ │ + bl 232f8 │ │ │ │ sub r4, r0, #1 │ │ │ │ cmp r4, #3 │ │ │ │ addls r5, sp, #12 │ │ │ │ - bhi 407e0 │ │ │ │ - ldr r2, [pc, #492] @ 40848 │ │ │ │ + bhi 41880 │ │ │ │ + ldr r2, [pc, #504] @ 418e8 │ │ │ │ mov r3, r4 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r3, [pc, #472] @ 4084c │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r3, [pc, #484] @ 418ec │ │ │ │ mov r2, #30 │ │ │ │ - add r3, pc, r3 │ │ │ │ mov r1, #1 │ │ │ │ - str r4, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 21bf0 <__sprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #448] @ 40850 │ │ │ │ - mov r2, #30 │ │ │ │ + str r4, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ + bl 21b58 <__sprintf_chk@plt> │ │ │ │ + ldr r3, [pc, #460] @ 418f0 │ │ │ │ + mov r2, #30 │ │ │ │ mov r1, #1 │ │ │ │ str r4, [sp] │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ - bl 21bf0 <__sprintf_chk@plt> │ │ │ │ + ldr r4, [pc, #444] @ 418f4 │ │ │ │ + add r3, pc, r3 │ │ │ │ + bl 21b58 <__sprintf_chk@plt> │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 226a0 │ │ │ │ - ldr r4, [pc, #412] @ 40854 │ │ │ │ + bl 225fc │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r4] │ │ │ │ - blt 4081c │ │ │ │ + blt 418bc │ │ │ │ mov r2, #0 │ │ │ │ movw r1, #28442 @ 0x6f1a │ │ │ │ - bl 21e78 <__ioctl_time64@plt> │ │ │ │ + bl 21de0 <__ioctl_time64@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - blt 407fc │ │ │ │ + blt 4189c │ │ │ │ ldr r0, [r4] │ │ │ │ mov r2, #1 │ │ │ │ movw r1, #28441 @ 0x6f19 │ │ │ │ - bl 21e78 <__ioctl_time64@plt> │ │ │ │ + bl 21de0 <__ioctl_time64@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - blt 4080c │ │ │ │ + blt 418ac │ │ │ │ ldr r0, [r4] │ │ │ │ movw r1, #28438 @ 0x6f16 │ │ │ │ - bl 21e78 <__ioctl_time64@plt> │ │ │ │ + bl 21de0 <__ioctl_time64@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - blt 4082c │ │ │ │ + blt 418cc │ │ │ │ mov r0, #0 │ │ │ │ - ldr r2, [pc, #328] @ 40858 │ │ │ │ - ldr r3, [pc, #300] @ 40840 │ │ │ │ + ldr r2, [pc, #340] @ 418f8 │ │ │ │ + ldr r3, [pc, #312] @ 418e0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 407f8 │ │ │ │ + bne 41898 │ │ │ │ add sp, sp, #80 @ 0x50 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - ldr r2, [pc, #288] @ 4085c │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r2, [pc, #288] @ 418fc │ │ │ │ mov r3, r4 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ movw r2, #438 @ 0x1b6 │ │ │ │ mov r1, #65 @ 0x41 │ │ │ │ mov r0, r4 │ │ │ │ - bl 226a0 │ │ │ │ - ldr r3, [pc, #252] @ 40860 │ │ │ │ - add r3, pc, r3 │ │ │ │ + bl 225fc │ │ │ │ + ldr r3, [pc, #252] @ 41900 │ │ │ │ cmp r0, #0 │ │ │ │ + add r3, pc, r3 │ │ │ │ str r0, [r3] │ │ │ │ - bge 40704 │ │ │ │ - ldr r0, [pc, #236] @ 40864 │ │ │ │ + bge 41798 │ │ │ │ + ldr r0, [pc, #236] @ 41904 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 25100 │ │ │ │ - b 407d8 │ │ │ │ - ldr r6, [pc, #224] @ 40868 │ │ │ │ + bl 2502c │ │ │ │ + b 41878 │ │ │ │ + ldr r6, [pc, #224] @ 41908 │ │ │ │ add r5, sp, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #30 │ │ │ │ + str r4, [sp] │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ - str r4, [sp] │ │ │ │ - bl 21bf0 <__sprintf_chk@plt> │ │ │ │ + bl 21b58 <__sprintf_chk@plt> │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 23e28 │ │ │ │ + bl 23d60 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 40654 │ │ │ │ + beq 416e8 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #4 │ │ │ │ - bne 4078c │ │ │ │ - ldr r2, [pc, #160] @ 4086c │ │ │ │ + bne 4182c │ │ │ │ + ldr r2, [pc, #160] @ 4190c │ │ │ │ mov r1, r4 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mvn r0, #0 │ │ │ │ - b 40708 │ │ │ │ - ldr r2, [pc, #136] @ 40870 │ │ │ │ + b 4179c │ │ │ │ + ldr r2, [pc, #136] @ 41910 │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 407d8 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - ldr r0, [pc, #112] @ 40874 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 41878 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + ldr r0, [pc, #112] @ 41914 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 25100 │ │ │ │ - b 407d8 │ │ │ │ - ldr r0, [pc, #100] @ 40878 │ │ │ │ + bl 2502c │ │ │ │ + b 41878 │ │ │ │ + ldr r0, [pc, #100] @ 41918 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 25100 │ │ │ │ - b 407d8 │ │ │ │ - ldr r0, [pc, #88] @ 4087c │ │ │ │ + bl 2502c │ │ │ │ + b 41878 │ │ │ │ + ldr r0, [pc, #88] @ 4191c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 25100 │ │ │ │ - b 407d8 │ │ │ │ - ldr r0, [pc, #76] @ 40880 │ │ │ │ + bl 2502c │ │ │ │ + b 41878 │ │ │ │ + ldr r0, [pc, #76] @ 41920 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 25100 │ │ │ │ - b 407d8 │ │ │ │ - eoreq sp, pc, r0, asr #25 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - andseq ip, r8, ip, lsl ip │ │ │ │ - andseq ip, r8, r4, lsr #24 │ │ │ │ - @ instruction: 0x0018cbf0 │ │ │ │ - andseq ip, r8, r4, lsl #7 │ │ │ │ - eoreq pc, pc, r0, asr pc @ │ │ │ │ - strhteq sp, [pc], -r0 │ │ │ │ - andseq ip, r8, ip, lsl #22 │ │ │ │ - eoreq pc, pc, r4, lsr #29 │ │ │ │ - mulseq r8, r4, fp │ │ │ │ - @ instruction: 0x0018cadc │ │ │ │ - andseq ip, r8, r8, asr #22 │ │ │ │ - andseq ip, r8, r8, asr #4 │ │ │ │ - andseq ip, r8, r0, asr #21 │ │ │ │ - andseq ip, r8, r8, asr #21 │ │ │ │ - andseq ip, r8, ip, lsl #21 │ │ │ │ - andseq ip, r8, r4, asr #21 │ │ │ │ + bl 2502c │ │ │ │ + b 41878 │ │ │ │ + eorseq ip, r1, r4, lsr ip │ │ │ │ + muleq r0, ip, ip │ │ │ │ + @ instruction: 0x0019ddd8 │ │ │ │ + @ instruction: 0x0019ddd8 │ │ │ │ + andseq sp, r9, r0, lsr #27 │ │ │ │ + andseq sp, r9, r0, lsr r5 │ │ │ │ + ldrhteq lr, [r1], -ip │ │ │ │ + eorseq ip, r1, ip, lsr #22 │ │ │ │ + @ instruction: 0x0019dcb4 │ │ │ │ + eorseq lr, r1, r0, lsl #28 │ │ │ │ + andseq sp, r9, r4, asr #26 │ │ │ │ + andseq sp, r9, ip, lsl #25 │ │ │ │ + @ instruction: 0x0019dcf4 │ │ │ │ + @ instruction: 0x0019d3f4 │ │ │ │ + andseq sp, r9, r0, ror ip │ │ │ │ + andseq sp, r9, r8, ror ip │ │ │ │ + andseq sp, r9, ip, lsr ip │ │ │ │ + andseq sp, r9, r4, ror ip │ │ │ │ cmp r1, #480 @ 0x1e0 │ │ │ │ - beq 408a0 │ │ │ │ - bhi 408a8 │ │ │ │ + beq 41940 │ │ │ │ + bhi 41948 │ │ │ │ cmp r1, #240 @ 0xf0 │ │ │ │ - beq 408a0 │ │ │ │ + beq 41940 │ │ │ │ cmp r1, #288 @ 0x120 │ │ │ │ - bne 408b0 │ │ │ │ + bne 41950 │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ cmp r1, #576 @ 0x240 │ │ │ │ - beq 408a0 │ │ │ │ + beq 41940 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - ldr r2, [pc, #24] @ 408e0 │ │ │ │ + ldr r2, [pc, #32] @ 4198c │ │ │ │ mov r3, r1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r1, #1 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ + mov r1, #1 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ mvn r0, #0 │ │ │ │ - pop {r4, pc} │ │ │ │ - andseq ip, r8, r0, lsl #21 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + andseq sp, r9, r4, lsr #24 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ cmp r0, #2 │ │ │ │ - bne 40924 │ │ │ │ + bne 419d4 │ │ │ │ ldr r3, [r1] │ │ │ │ - ldr r2, [pc, #24] @ 4092c │ │ │ │ + mov r2, #0 │ │ │ │ + movt r2, #7624 @ 0x1dc8 │ │ │ │ + movw r0, #1025 @ 0x401 │ │ │ │ bfc r3, #0, #16 │ │ │ │ cmp r3, r2 │ │ │ │ - movw r0, #1025 @ 0x401 │ │ │ │ moveq r0, #0 │ │ │ │ bx lr │ │ │ │ mvn r0, #2 │ │ │ │ bx lr │ │ │ │ - stclne 0, cr0, [r8] │ │ │ │ cmp r0, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - ldr r2, [pc, #24] @ 40968 │ │ │ │ + ldr r2, [pc, #32] @ 41a20 │ │ │ │ mov r3, r0 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ mov r0, #38 @ 0x26 │ │ │ │ - pop {r4, pc} │ │ │ │ - andseq ip, r8, r4, asr sl │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + andseq sp, r9, ip, ror #23 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ lsl r3, r2, #2 │ │ │ │ - and r3, r3, #60 @ 0x3c │ │ │ │ add ip, r0, #49152 @ 0xc000 │ │ │ │ - orr r3, r3, r1 │ │ │ │ cmp r2, #3 │ │ │ │ - push {r4, r5, lr} │ │ │ │ - uxtb r3, r3 │ │ │ │ + strd r4, [sp, #-12]! │ │ │ │ + and r3, r3, #60 @ 0x3c │ │ │ │ ldr r5, [ip, #4068] @ 0xfe4 │ │ │ │ + orr r3, r3, r1 │ │ │ │ ldr r1, [ip, #4076] @ 0xfec │ │ │ │ - ble 409e0 │ │ │ │ + uxtb r3, r3 │ │ │ │ + str lr, [sp, #8] │ │ │ │ + ble 41aa4 │ │ │ │ cmp r2, #15 │ │ │ │ ubfx lr, r2, #2, #4 │ │ │ │ - bgt 40a08 │ │ │ │ + bgt 41ad4 │ │ │ │ cmp r1, #0 │ │ │ │ - beq 40a2c │ │ │ │ + beq 41af8 │ │ │ │ mov r4, r5 │ │ │ │ add r5, r4, #1 │ │ │ │ str r5, [ip, #4068] @ 0xfe4 │ │ │ │ ldrb r2, [r0, r4] │ │ │ │ orr lr, lr, r2 │ │ │ │ strb lr, [r0, r4] │ │ │ │ lsl r3, r3, #4 │ │ │ │ mov r2, #1 │ │ │ │ strb r3, [r0, r5] │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #8 │ │ │ │ str r2, [ip, #4076] @ 0xfec │ │ │ │ - pop {r4, r5, pc} │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ cmp r1, #0 │ │ │ │ - beq 409cc │ │ │ │ + beq 41a88 │ │ │ │ add r2, r5, #1 │ │ │ │ str r2, [ip, #4068] @ 0xfe4 │ │ │ │ ldrb r2, [r0, r5] │ │ │ │ orr r3, r3, r2 │ │ │ │ mov r2, #0 │ │ │ │ strb r3, [r0, r5] │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #8 │ │ │ │ str r2, [ip, #4076] @ 0xfec │ │ │ │ - pop {r4, r5, pc} │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ cmp r1, #0 │ │ │ │ add r4, r5, #1 │ │ │ │ - beq 40a38 │ │ │ │ + beq 41b04 │ │ │ │ mov r1, #0 │ │ │ │ cmp r2, #63 @ 0x3f │ │ │ │ str r4, [ip, #4068] @ 0xfe4 │ │ │ │ str r1, [ip, #4076] @ 0xfec │ │ │ │ - bgt 40a58 │ │ │ │ + bgt 41b24 │ │ │ │ mov r5, r4 │ │ │ │ lsl lr, lr, #4 │ │ │ │ strb lr, [r0, r5] │ │ │ │ - b 409e8 │ │ │ │ + b 41aac │ │ │ │ strb r1, [r0, r5] │ │ │ │ - cmp r2, #63 @ 0x3f │ │ │ │ mov r1, #1 │ │ │ │ + cmp r2, #63 @ 0x3f │ │ │ │ str r1, [ip, #4076] @ 0xfec │ │ │ │ - ble 409b4 │ │ │ │ + ble 41a70 │ │ │ │ ubfx r2, r2, #6, #2 │ │ │ │ strb r2, [r0, r5] │ │ │ │ - b 40a28 │ │ │ │ + b 41af4 │ │ │ │ lsr r2, r2, #2 │ │ │ │ and r2, r2, #48 @ 0x30 │ │ │ │ strb r2, [r0, r4] │ │ │ │ - b 409b8 │ │ │ │ + b 41a74 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ - ldr r9, [sp, #128] @ 0x80 │ │ │ │ mov r1, #4 │ │ │ │ - add r6, r9, #49152 @ 0xc000 │ │ │ │ + ldr r9, [sp, #128] @ 0x80 │ │ │ │ mov fp, #0 │ │ │ │ subs r7, r3, #0 │ │ │ │ mov r8, r2 │ │ │ │ + add r6, r9, #49152 @ 0xc000 │ │ │ │ str r1, [r6, #4068] @ 0xfe4 │ │ │ │ str fp, [r6, #4076] @ 0xfec │ │ │ │ - ble 40da8 │ │ │ │ + ble 41e98 │ │ │ │ sub r3, r2, #1 │ │ │ │ mov sl, fp │ │ │ │ str r3, [sp] │ │ │ │ - mul r4, fp, r8 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ + mul r4, fp, r8 │ │ │ │ cmp r8, #0 │ │ │ │ + mov r2, #0 │ │ │ │ ldrb lr, [r3, r4] │ │ │ │ add r4, r3, r4 │ │ │ │ - mov r3, lr │ │ │ │ - ble 40d58 │ │ │ │ - ldr r2, [sp] │ │ │ │ - add r5, r4, r2 │ │ │ │ - mov r2, #0 │ │ │ │ - b 40adc │ │ │ │ - ldrb r3, [r4, #1]! │ │ │ │ - sub ip, r2, #255 @ 0xff │ │ │ │ - clz ip, ip │ │ │ │ - lsr ip, ip, #5 │ │ │ │ - cmp r3, lr │ │ │ │ - orrne ip, ip, #1 │ │ │ │ - cmp ip, #0 │ │ │ │ + mov r0, lr │ │ │ │ + ble 41e48 │ │ │ │ + ldr r3, [sp] │ │ │ │ + add r5, r4, r3 │ │ │ │ + b 41bb8 │ │ │ │ + ldrb r0, [r4, #1]! │ │ │ │ + sub r3, r2, #255 @ 0xff │ │ │ │ mov r1, lr │ │ │ │ + clz r3, r3 │ │ │ │ + lsr r3, r3, #5 │ │ │ │ + cmp r0, lr │ │ │ │ + orrne r3, r3, #1 │ │ │ │ mov r0, r9 │ │ │ │ + cmp r3, #0 │ │ │ │ addeq r2, r2, #1 │ │ │ │ - beq 40b10 │ │ │ │ - bl 40978 │ │ │ │ + beq 41bec │ │ │ │ + bl 41a30 │ │ │ │ ldrb lr, [r4] │ │ │ │ mov r2, #1 │ │ │ │ cmp r5, r4 │ │ │ │ - bne 40ad8 │ │ │ │ - cmp r2, #63 @ 0x3f │ │ │ │ + bne 41bb4 │ │ │ │ clz r1, lr │ │ │ │ + cmp r2, #63 @ 0x3f │ │ │ │ lsr r1, r1, #5 │ │ │ │ movle r1, #0 │ │ │ │ cmp r1, #0 │ │ │ │ - beq 40d5c │ │ │ │ - ldr r1, [r6, #4076] @ 0xfec │ │ │ │ + beq 41e48 │ │ │ │ ldr r2, [r6, #4068] @ 0xfe4 │ │ │ │ + ldr r1, [r6, #4076] @ 0xfec │ │ │ │ cmp r1, #0 │ │ │ │ - bne 40d88 │ │ │ │ + bne 41e78 │ │ │ │ mov r0, r9 │ │ │ │ strb r1, [r0, r2]! │ │ │ │ add r2, r2, #2 │ │ │ │ str r2, [r6, #4068] @ 0xfe4 │ │ │ │ strb r1, [r0, #1] │ │ │ │ add fp, fp, #2 │ │ │ │ cmp r7, fp │ │ │ │ - ldrlt r2, [r6, #4068] @ 0xfe4 │ │ │ │ + bge 41c48 │ │ │ │ + ldr r2, [r6, #4068] @ 0xfe4 │ │ │ │ + mov fp, #1 │ │ │ │ + str r2, [r6, #4072] @ 0xfe8 │ │ │ │ add sl, sl, #1 │ │ │ │ - movlt fp, #1 │ │ │ │ - strlt r2, [r6, #4072] @ 0xfe8 │ │ │ │ cmp r7, sl │ │ │ │ - bne 40aac │ │ │ │ + bne 41b88 │ │ │ │ ldr r3, [r6, #4068] @ 0xfe4 │ │ │ │ - add r1, r3, #7 │ │ │ │ - str r1, [sp, #12] │ │ │ │ - add r1, r3, #8 │ │ │ │ - str r1, [sp, #16] │ │ │ │ - add r1, r3, #9 │ │ │ │ - str r1, [sp, #20] │ │ │ │ - add r1, r3, #10 │ │ │ │ - str r1, [sp, #24] │ │ │ │ - add r1, r3, #11 │ │ │ │ - str r1, [sp, #28] │ │ │ │ - add r1, r3, #12 │ │ │ │ - str r1, [sp, #32] │ │ │ │ - add r1, r3, #13 │ │ │ │ - str r1, [sp, #36] @ 0x24 │ │ │ │ - add r1, r3, #14 │ │ │ │ - str r1, [sp, #40] @ 0x28 │ │ │ │ - add r1, r3, #15 │ │ │ │ - str r1, [sp, #44] @ 0x2c │ │ │ │ - add r1, r3, #16 │ │ │ │ - str r1, [sp, #48] @ 0x30 │ │ │ │ - add r1, r3, #17 │ │ │ │ - str r1, [sp, #52] @ 0x34 │ │ │ │ - add r1, r3, #18 │ │ │ │ - str r1, [sp, #56] @ 0x38 │ │ │ │ - add r1, r3, #19 │ │ │ │ - str r1, [sp, #60] @ 0x3c │ │ │ │ - add r1, r3, #20 │ │ │ │ - add r2, r3, #1 │ │ │ │ - str r1, [sp, #64] @ 0x40 │ │ │ │ - add r1, r3, #21 │ │ │ │ - str r2, [sp] │ │ │ │ - str r1, [sp, #68] @ 0x44 │ │ │ │ add r2, r3, #2 │ │ │ │ - add r1, r3, #22 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - str r1, [sp, #72] @ 0x48 │ │ │ │ - add r2, r3, #3 │ │ │ │ - add r1, r3, #23 │ │ │ │ - str r2, [sp, #8] │ │ │ │ - str r1, [sp, #76] @ 0x4c │ │ │ │ - ubfx r0, r3, #8, #8 │ │ │ │ + ubfx fp, r3, #8, #8 │ │ │ │ + add sl, r3, #1 │ │ │ │ add r5, r3, #4 │ │ │ │ - uxtb r2, r3 │ │ │ │ + uxtb r0, r3 │ │ │ │ + str r2, [sp] │ │ │ │ + add r2, r3, #3 │ │ │ │ add r4, r3, #5 │ │ │ │ - add lr, r3, #6 │ │ │ │ - add r1, r3, #24 │ │ │ │ - mov ip, #0 │ │ │ │ - strb ip, [r9, r3] │ │ │ │ + str r2, [sp, #4] │ │ │ │ + add r2, r3, #6 │ │ │ │ + str r2, [sp, #8] │ │ │ │ + add r2, r3, #7 │ │ │ │ + str r2, [sp, #12] │ │ │ │ + add r2, r3, #8 │ │ │ │ + str r2, [sp, #16] │ │ │ │ + add r2, r3, #9 │ │ │ │ + str r2, [sp, #20] │ │ │ │ + add r2, r3, #10 │ │ │ │ + str r2, [sp, #24] │ │ │ │ + add r2, r3, #11 │ │ │ │ + str r2, [sp, #28] │ │ │ │ + add r2, r3, #12 │ │ │ │ + str r2, [sp, #32] │ │ │ │ + add r2, r3, #13 │ │ │ │ + str r2, [sp, #36] @ 0x24 │ │ │ │ + add r2, r3, #14 │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ + add r2, r3, #15 │ │ │ │ + str r2, [sp, #44] @ 0x2c │ │ │ │ + add r2, r3, #16 │ │ │ │ + str r2, [sp, #48] @ 0x30 │ │ │ │ + add r2, r3, #17 │ │ │ │ + str r2, [sp, #52] @ 0x34 │ │ │ │ + add r2, r3, #18 │ │ │ │ + str r2, [sp, #56] @ 0x38 │ │ │ │ + add r2, r3, #19 │ │ │ │ + str r2, [sp, #60] @ 0x3c │ │ │ │ + add r2, r3, #20 │ │ │ │ + str r2, [sp, #64] @ 0x40 │ │ │ │ + add r2, r3, #21 │ │ │ │ + str r2, [sp, #68] @ 0x44 │ │ │ │ + add r2, r3, #22 │ │ │ │ + str r2, [sp, #72] @ 0x48 │ │ │ │ + add r2, r3, #23 │ │ │ │ + str r2, [sp, #76] @ 0x4c │ │ │ │ + add r2, r3, #24 │ │ │ │ + mov r1, #0 │ │ │ │ + add lr, r8, #31 │ │ │ │ + mov r8, #4 │ │ │ │ + add ip, r7, #31 │ │ │ │ + strb r1, [r9, r3] │ │ │ │ + mvn r7, #0 │ │ │ │ + cmp r2, #0 │ │ │ │ ldr r3, [sp] │ │ │ │ - add fp, r8, #31 │ │ │ │ - strb ip, [r9, r3] │ │ │ │ + strb r1, [r9, sl] │ │ │ │ + mov sl, #2 │ │ │ │ + strb fp, [r9, r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ - mov r8, #4 │ │ │ │ strb r0, [r9, r3] │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - add sl, r7, #31 │ │ │ │ - strb r2, [r9, r3] │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r9, r5] │ │ │ │ mov r5, #3 │ │ │ │ + uxtbne r3, r2 │ │ │ │ strb r5, [r9, r4] │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ mov r4, #8 │ │ │ │ - strb r4, [r9, lr] │ │ │ │ - mov lr, #127 @ 0x7f │ │ │ │ - strb lr, [r9, r3] │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - mvn r7, #0 │ │ │ │ - strb r8, [r9, r3] │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - mvn lr, #15 │ │ │ │ - strb r7, [r9, r3] │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - mov r4, #2 │ │ │ │ - strb lr, [r9, r3] │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - mov lr, #5 │ │ │ │ - strb lr, [r9, r3] │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - lsr lr, fp, #8 │ │ │ │ - strb r4, [r9, r3] │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - cmp r1, #0 │ │ │ │ - strb lr, [r9, r3] │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - lsr lr, sl, #8 │ │ │ │ - strb fp, [r9, r3] │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - strb r4, [r9, r3] │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - strb lr, [r9, r3] │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - mov lr, #6 │ │ │ │ - strb sl, [r9, r3] │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - strb lr, [r9, r3] │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - strb ip, [r9, r3] │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - strb r8, [r9, r3] │ │ │ │ - ldr ip, [r6, #4072] @ 0xfe8 │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - asr lr, ip, #8 │ │ │ │ - strb lr, [r9, r3] │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - strb ip, [r9, r3] │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - moveq ip, r1 │ │ │ │ - strb r7, [r9, r3] │ │ │ │ - moveq r3, #1 │ │ │ │ - ubfxne ip, r1, #8, #8 │ │ │ │ - uxtbne r3, r1 │ │ │ │ - moveq r1, r3 │ │ │ │ - strb r0, [r9, #2] │ │ │ │ - strb r2, [r9, #3] │ │ │ │ - strb ip, [r9] │ │ │ │ + ldr r5, [sp, #8] │ │ │ │ + strb r4, [r9, r5] │ │ │ │ + mov r4, #127 @ 0x7f │ │ │ │ + ldr r5, [sp, #12] │ │ │ │ + strb r4, [r9, r5] │ │ │ │ + mvn r4, #15 │ │ │ │ + ldr r5, [sp, #16] │ │ │ │ + strb r8, [r9, r5] │ │ │ │ + ldr r5, [sp, #20] │ │ │ │ + strb r7, [r9, r5] │ │ │ │ + ldr r5, [sp, #24] │ │ │ │ + strb r4, [r9, r5] │ │ │ │ + mov r4, #5 │ │ │ │ + ldr r5, [sp, #28] │ │ │ │ + strb r4, [r9, r5] │ │ │ │ + lsr r4, lr, #8 │ │ │ │ + ldr r5, [sp, #32] │ │ │ │ + strb sl, [r9, r5] │ │ │ │ + ldr r5, [sp, #36] @ 0x24 │ │ │ │ + strb r4, [r9, r5] │ │ │ │ + ldr r4, [sp, #40] @ 0x28 │ │ │ │ + strb lr, [r9, r4] │ │ │ │ + lsr lr, ip, #8 │ │ │ │ + ldr r4, [sp, #44] @ 0x2c │ │ │ │ + strb sl, [r9, r4] │ │ │ │ + ldr r4, [sp, #48] @ 0x30 │ │ │ │ + strb lr, [r9, r4] │ │ │ │ + ldr lr, [sp, #52] @ 0x34 │ │ │ │ + strb ip, [r9, lr] │ │ │ │ + mov ip, #6 │ │ │ │ + ldr lr, [sp, #56] @ 0x38 │ │ │ │ + strb ip, [r9, lr] │ │ │ │ + ldr ip, [sp, #60] @ 0x3c │ │ │ │ + ldr lr, [sp, #68] @ 0x44 │ │ │ │ + strb r1, [r9, ip] │ │ │ │ + ldr r1, [sp, #64] @ 0x40 │ │ │ │ + strb r8, [r9, r1] │ │ │ │ + ldr r1, [r6, #4072] @ 0xfe8 │ │ │ │ + asr ip, r1, #8 │ │ │ │ + strb ip, [r9, lr] │ │ │ │ + ldr ip, [sp, #72] @ 0x48 │ │ │ │ + strb r1, [r9, ip] │ │ │ │ + ldr r1, [sp, #76] @ 0x4c │ │ │ │ + strb r7, [r9, r1] │ │ │ │ + ubfxne r1, r2, #8, #8 │ │ │ │ + moveq r1, r2 │ │ │ │ + moveq r2, r3 │ │ │ │ + strb r1, [r9] │ │ │ │ strb r3, [r9, #1] │ │ │ │ - str r1, [r6, #4068] @ 0xfe4 │ │ │ │ + strb fp, [r9, #2] │ │ │ │ + strb r0, [r9, #3] │ │ │ │ + str r2, [r6, #4068] @ 0xfe4 │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - mov r2, #0 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov r1, lr │ │ │ │ mov r0, r9 │ │ │ │ - bl 40978 │ │ │ │ + bl 41a30 │ │ │ │ ldr r2, [r6, #4076] @ 0xfec │ │ │ │ cmp r2, #0 │ │ │ │ - ldrne r2, [r6, #4068] @ 0xfe4 │ │ │ │ - movne r3, #0 │ │ │ │ - addne r2, r2, #1 │ │ │ │ - strne r2, [r6, #4068] @ 0xfe4 │ │ │ │ - strne r3, [r6, #4076] @ 0xfec │ │ │ │ - b 40b54 │ │ │ │ + beq 41c30 │ │ │ │ + ldr r2, [r6, #4068] @ 0xfe4 │ │ │ │ + mov r3, #0 │ │ │ │ + str r3, [r6, #4076] @ 0xfec │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r6, #4068] @ 0xfe4 │ │ │ │ + b 41c30 │ │ │ │ mov r3, #0 │ │ │ │ add r1, r9, r2 │ │ │ │ add r2, r2, #3 │ │ │ │ str r3, [r6, #4076] @ 0xfec │ │ │ │ strb r3, [r1, #1] │ │ │ │ str r2, [r6, #4068] @ 0xfe4 │ │ │ │ strb r3, [r1, #2] │ │ │ │ - b 40b54 │ │ │ │ - mov sl, #24 │ │ │ │ - mov r0, fp │ │ │ │ - mov fp, #25 │ │ │ │ - mov r4, #26 │ │ │ │ - mov r5, #27 │ │ │ │ - strd sl, [sp, #64] @ 0x40 │ │ │ │ - mov sl, #20 │ │ │ │ - mov fp, #21 │ │ │ │ - strd r4, [sp, #72] @ 0x48 │ │ │ │ - strd sl, [sp, #48] @ 0x30 │ │ │ │ - mov r4, #22 │ │ │ │ - mov r5, #23 │ │ │ │ - mov sl, #16 │ │ │ │ - mov fp, #17 │ │ │ │ - mov r3, #11 │ │ │ │ - strd r4, [sp, #56] @ 0x38 │ │ │ │ - strd sl, [sp, #32] │ │ │ │ - mov r4, #18 │ │ │ │ - mov r5, #19 │ │ │ │ - mov sl, #12 │ │ │ │ - mov fp, #13 │ │ │ │ - mov r2, r1 │ │ │ │ - strd r4, [sp, #40] @ 0x28 │ │ │ │ - strd sl, [sp, #16] │ │ │ │ - mov r4, #14 │ │ │ │ - mov r5, #15 │ │ │ │ - mov sl, #6 │ │ │ │ - mov fp, #7 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - mov r3, #5 │ │ │ │ - strd r4, [sp, #24] │ │ │ │ - str r3, [sp] │ │ │ │ - mov r1, #28 │ │ │ │ - mov lr, #10 │ │ │ │ + b 41c30 │ │ │ │ + mov r3, #27 │ │ │ │ + mov r0, r1 │ │ │ │ + mov ip, #11 │ │ │ │ + mov r1, #7 │ │ │ │ + str r3, [sp, #76] @ 0x4c │ │ │ │ + mov r3, #26 │ │ │ │ + mov lr, #12 │ │ │ │ + mov r2, #28 │ │ │ │ mov r4, #9 │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ + mov r3, #25 │ │ │ │ mov r5, #8 │ │ │ │ - mov r3, r2 │ │ │ │ - strd sl, [sp, #4] │ │ │ │ - b 40c30 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + mov sl, #5 │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ + mov r3, #23 │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ + mov r3, #22 │ │ │ │ + str r3, [sp, #56] @ 0x38 │ │ │ │ + mov r3, #21 │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ + mov r3, #19 │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + mov r3, #18 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + mov r3, #17 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [sp, #32] │ │ │ │ + mov r3, #15 │ │ │ │ + str r3, [sp, #28] │ │ │ │ + mov r3, #14 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + mov r3, #13 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + mov r3, #10 │ │ │ │ + stmib sp, {r1, r3, ip, lr} │ │ │ │ + mov r3, #6 │ │ │ │ + str r3, [sp] │ │ │ │ + mov r3, r0 │ │ │ │ + b 41d10 │ │ │ │ cmp r3, #0 │ │ │ │ + strd r4, [sp, #-32]! @ 0xffffffe0 │ │ │ │ ldr ip, [sp, #32] │ │ │ │ + strd r6, [sp, #8] │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ - pople {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + str sl, [sp, #24] │ │ │ │ + str lr, [sp, #28] │ │ │ │ + ble 41fa0 │ │ │ │ mov r9, r2 │ │ │ │ - cmp r9, #0 │ │ │ │ sub r2, ip, #1 │ │ │ │ mov lr, r1 │ │ │ │ sub r4, r0, ip │ │ │ │ add r2, r2, r9 │ │ │ │ add r8, r3, r1 │ │ │ │ - bgt 40e94 │ │ │ │ + cmp r9, #0 │ │ │ │ + bgt 41fb8 │ │ │ │ add lr, lr, #1 │ │ │ │ - cmp lr, r8 │ │ │ │ add r2, r2, r7 │ │ │ │ + cmp lr, r8 │ │ │ │ sub r4, r4, r7 │ │ │ │ - popeq {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - cmp r9, #0 │ │ │ │ - ble 40e78 │ │ │ │ - ldr r5, [pc, #104] @ 40f04 │ │ │ │ - ldr r6, [pc, #104] @ 40f08 │ │ │ │ + bne 41f84 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldr sl, [sp, #24] │ │ │ │ + add sp, sp, #28 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r5, [pc, #104] @ 42028 │ │ │ │ + ldr r6, [pc, #104] @ 4202c │ │ │ │ add r5, pc, r5 │ │ │ │ add r6, pc, r6 │ │ │ │ sub r3, r2, r9 │ │ │ │ ldrb r1, [r3, #1]! │ │ │ │ cmp r1, #0 │ │ │ │ add r0, r3, r4 │ │ │ │ - beq 40ee4 │ │ │ │ + beq 42008 │ │ │ │ ldr ip, [r5] │ │ │ │ ldr sl, [ip, #56] @ 0x38 │ │ │ │ ldr ip, [ip, #164] @ 0xa4 │ │ │ │ mla ip, sl, lr, ip │ │ │ │ strb r1, [ip, r0] │ │ │ │ ldr r1, [r5] │ │ │ │ ldr ip, [r6] │ │ │ │ ldr sl, [r1, #56] @ 0x38 │ │ │ │ ldr r1, [r1, #168] @ 0xa8 │ │ │ │ mla r1, sl, lr, r1 │ │ │ │ strb ip, [r1, r0] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 40ea8 │ │ │ │ + bne 41fcc │ │ │ │ add lr, lr, #1 │ │ │ │ - cmp r8, lr │ │ │ │ add r2, r2, r7 │ │ │ │ + cmp r8, lr │ │ │ │ sub r4, r4, r7 │ │ │ │ - bne 40ea4 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - eorseq r8, r0, r4, lsl #3 │ │ │ │ - eoreq pc, pc, r8, ror #14 │ │ │ │ + bne 41fc8 │ │ │ │ + b 41fa0 │ │ │ │ + eorseq r7, r2, r0, rrx │ │ │ │ + eorseq lr, r1, r4, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r3, [pc, #268] @ 41030 │ │ │ │ - ldr r1, [pc, #268] @ 41034 │ │ │ │ + ldr r3, [pc, #280] @ 42168 │ │ │ │ + ldr r1, [pc, #280] @ 4216c │ │ │ │ + ldr r4, [pc, #280] @ 42170 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ + add r4, pc, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r4, [pc, #252] @ 41038 │ │ │ │ ldr r5, [r3, #4] │ │ │ │ - add r4, pc, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 21800 │ │ │ │ + bl 21768 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 41014 │ │ │ │ - ldr r3, [pc, #228] @ 4103c │ │ │ │ - ldr r1, [pc, #228] @ 41040 │ │ │ │ + beq 4214c │ │ │ │ + ldr r3, [pc, #240] @ 42174 │ │ │ │ + ldr r1, [pc, #240] @ 42178 │ │ │ │ + ldr r0, [pc, #240] @ 4217c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #224] @ 41044 │ │ │ │ - ldr r2, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 25058 │ │ │ │ - ldr r6, [pc, #208] @ 41048 │ │ │ │ + ldr r2, [r3] │ │ │ │ + bl 24f84 │ │ │ │ + ldr r6, [pc, #220] @ 42180 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 40fdc │ │ │ │ - ldr r3, [pc, #192] @ 4104c │ │ │ │ + beq 42108 │ │ │ │ + ldr r3, [pc, #204] @ 42184 │ │ │ │ ldr r5, [r4, r3] │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r0, [r3, #24] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r3, [r3, #88] @ 0x58 │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r0, [r3, #88] @ 0x58 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 24c8c │ │ │ │ - ldr r2, [r6, #4] │ │ │ │ - mov r3, #0 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - ldr r1, [pc, #108] @ 41050 │ │ │ │ + bl 24bb8 │ │ │ │ + ldr r3, [r6, #4] │ │ │ │ + mov r2, #0 │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r1, [pc, #120] @ 42188 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r1, #8] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 41004 │ │ │ │ - ldr r3, [pc, #92] @ 41054 │ │ │ │ + beq 42130 │ │ │ │ + ldr r3, [pc, #104] @ 4218c │ │ │ │ mov r0, #0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r0, [r1, #8] │ │ │ │ str r2, [r3] │ │ │ │ - ldr r3, [pc, #76] @ 41058 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ + ldr r3, [pc, #88] @ 42190 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ + add sp, sp, #16 │ │ │ │ ldr r0, [pc, r3] │ │ │ │ - b 22808 │ │ │ │ - ldr r1, [pc, #64] @ 4105c │ │ │ │ + b 22764 │ │ │ │ + ldr r1, [pc, #64] @ 42194 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 21800 │ │ │ │ + bl 21768 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 40f50 │ │ │ │ - b 40f70 │ │ │ │ - ldrshteq r8, [r0], -ip │ │ │ │ - @ instruction: 0x0018c4dc │ │ │ │ - eoreq sp, pc, r4, lsl #7 │ │ │ │ - andeq r1, r0, r4, lsl r7 │ │ │ │ - ldrsbeq r1, [sl], -ip │ │ │ │ - @ instruction: 0x0018c4b0 │ │ │ │ - eorseq r8, r0, ip, lsr #1 │ │ │ │ - andeq r1, r0, r0, lsr #21 │ │ │ │ - eorseq r8, r0, r0, asr #32 │ │ │ │ - andeq r1, r0, ip, lsl #16 │ │ │ │ - eorseq r8, r0, r4, lsl r0 │ │ │ │ - @ instruction: 0x0018c3f4 │ │ │ │ + bne 4207c │ │ │ │ + b 4209c │ │ │ │ + eorseq r6, r2, ip, asr #31 │ │ │ │ + @ instruction: 0x0019d5fc │ │ │ │ + eorseq ip, r1, r0, ror r2 │ │ │ │ + andeq r1, r0, r0, lsl #14 │ │ │ │ + andseq r2, fp, r4, lsl #4 │ │ │ │ + @ instruction: 0x0019d5d8 │ │ │ │ + eorseq r6, r2, r0, lsl #31 │ │ │ │ + andeq r1, r0, ip, lsl #21 │ │ │ │ + eorseq r6, r2, r4, lsl pc │ │ │ │ + strdeq r1, [r0], -r8 │ │ │ │ + ldrsbteq r6, [r2], -ip │ │ │ │ + andseq sp, r9, ip, lsl #10 │ │ │ │ cmp r3, #0 │ │ │ │ bxle lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r8, [pc, #96] @ 410e0 │ │ │ │ + ldr r8, [pc, #112] @ 42234 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r1 │ │ │ │ - add r8, pc, r8 │ │ │ │ add r7, r3, r1 │ │ │ │ - ldr r1, [r8] │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r2, r6 │ │ │ │ - ldr r3, [r1, #56] @ 0x38 │ │ │ │ - ldr r0, [r1, #164] @ 0xa4 │ │ │ │ - mla r3, r3, r4, r5 │ │ │ │ mov r1, #32 │ │ │ │ + ldr r3, [r0, #56] @ 0x38 │ │ │ │ + ldr r0, [r0, #164] @ 0xa4 │ │ │ │ + mla r3, r3, r4, r5 │ │ │ │ add r0, r0, r3 │ │ │ │ - bl 24368 │ │ │ │ + bl 242a0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r1, #0 │ │ │ │ + mov r2, r6 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ ldr r0, [r0, #168] @ 0xa8 │ │ │ │ mla r3, r3, r4, r5 │ │ │ │ - mov r2, r6 │ │ │ │ - add r0, r0, r3 │ │ │ │ add r4, r4, #1 │ │ │ │ - bl 24368 │ │ │ │ + add r0, r0, r3 │ │ │ │ + bl 242a0 │ │ │ │ cmp r7, r4 │ │ │ │ - bne 41090 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - mlaseq r0, r8, pc, r7 @ │ │ │ │ + bne 421d4 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + eorseq r6, r2, r0, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + strd r4, [sp, #-32]! @ 0xffffffe0 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + str sl, [sp, #24] │ │ │ │ + str lr, [sp, #28] │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ - ldr r4, [pc, #740] @ 413e0 │ │ │ │ - ldr r5, [pc, #740] @ 413e4 │ │ │ │ + ldr r4, [pc, #760] @ 42558 │ │ │ │ + sub sp, sp, #16 │ │ │ │ + ldr r5, [pc, #756] @ 4255c │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r3, #0 │ │ │ │ - sub sp, sp, #16 │ │ │ │ - bne 41208 │ │ │ │ - ldr r6, [pc, #716] @ 413e8 │ │ │ │ - ldr r3, [pc, #716] @ 413ec │ │ │ │ + bne 42380 │ │ │ │ + ldr r6, [pc, #736] @ 42560 │ │ │ │ + ldr r3, [pc, #736] @ 42564 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r6, #1056] @ 0x420 │ │ │ │ ldr r8, [r5, r3] │ │ │ │ cmp r7, #0 │ │ │ │ - ble 411f8 │ │ │ │ + ble 42370 │ │ │ │ ldr r4, [r8] │ │ │ │ cmp r4, #0 │ │ │ │ - beq 411cc │ │ │ │ + beq 42344 │ │ │ │ ldrb r2, [r4] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 411b8 │ │ │ │ - ldr r1, [pc, #672] @ 413f0 │ │ │ │ - ldr r3, [pc, #672] @ 413f4 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r3, pc, r3 │ │ │ │ + beq 4231c │ │ │ │ + ldr r1, [pc, #692] @ 42568 │ │ │ │ cmp r2, #31 │ │ │ │ + ldr r3, [pc, #688] @ 4256c │ │ │ │ + add r1, pc, r1 │ │ │ │ ldr r6, [r1] │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r7, [r3, #4] │ │ │ │ - bls 412a8 │ │ │ │ + bls 42420 │ │ │ │ mov r0, r4 │ │ │ │ - bl 240d4 │ │ │ │ - ldr ip, [pc, #640] @ 413f8 │ │ │ │ - mov r2, #0 │ │ │ │ - add ip, pc, ip │ │ │ │ - mov r1, r2 │ │ │ │ + bl 2400c │ │ │ │ + ldr r2, [pc, #660] @ 42570 │ │ │ │ + mov r1, r0 │ │ │ │ mov r3, r7 │ │ │ │ - str r4, [sp, #4] │ │ │ │ - str ip, [sp] │ │ │ │ - add r5, r0, #1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 22dc0 │ │ │ │ - ldr r6, [pc, #604] @ 413fc │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm sp, {r2, r4} │ │ │ │ + mov r2, #0 │ │ │ │ + add r4, r1, #1 │ │ │ │ + mov r1, r2 │ │ │ │ + bl 22d1c │ │ │ │ + ldr r6, [pc, #624] @ 42574 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r2, [r6, #1056] @ 0x420 │ │ │ │ - cmp r2, r5 │ │ │ │ - bgt 4135c │ │ │ │ - ldr r3, [pc, #588] @ 41400 │ │ │ │ + cmp r2, r4 │ │ │ │ + bgt 424d4 │ │ │ │ + ldr r3, [pc, #608] @ 42578 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r5, [r3, #1056] @ 0x420 │ │ │ │ - ldr r3, [pc, #580] @ 41404 │ │ │ │ + str r4, [r3, #1056] @ 0x420 │ │ │ │ + ldr r3, [pc, #600] @ 4257c │ │ │ │ ldr r0, [pc, r3] │ │ │ │ add sp, sp, #16 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 22d30 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldr sl, [sp, #24] │ │ │ │ + ldr lr, [sp, #28] │ │ │ │ + add sp, sp, #32 │ │ │ │ + b 22c8c │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, r7 │ │ │ │ - ldr r0, [r3, #164] @ 0xa4 │ │ │ │ mov r1, #32 │ │ │ │ - bl 24368 │ │ │ │ + ldr r0, [r3, #164] @ 0xa4 │ │ │ │ + bl 242a0 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, r7 │ │ │ │ - ldr r0, [r3, #168] @ 0xa8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 24368 │ │ │ │ + ldr r0, [r3, #168] @ 0xa8 │ │ │ │ + bl 242a0 │ │ │ │ str r4, [r6, #1056] @ 0x420 │ │ │ │ ldr r4, [r8] │ │ │ │ cmp r4, #0 │ │ │ │ - beq 411b8 │ │ │ │ - b 4113c │ │ │ │ + beq 4231c │ │ │ │ + b 422a0 │ │ │ │ mov r0, #0 │ │ │ │ - bl 23be8 <__time64@plt> │ │ │ │ - ldr r3, [r4, #16] │ │ │ │ + bl 23b20 <__time64@plt> │ │ │ │ ldr r7, [r4] │ │ │ │ + ldr r3, [r4, #16] │ │ │ │ cmp r0, r3 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ sbcs r1, r1, r3 │ │ │ │ - blt 41394 │ │ │ │ + blt 4250c │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ mov r6, #0 │ │ │ │ - cmp r3, r6 │ │ │ │ str r6, [r4, #12] │ │ │ │ - bne 412fc │ │ │ │ - ldr r4, [pc, #452] @ 41408 │ │ │ │ + cmp r3, r6 │ │ │ │ + bne 42474 │ │ │ │ + ldr r4, [pc, #452] @ 42580 │ │ │ │ add r4, pc, r4 │ │ │ │ ldrb r3, [r4, #544] @ 0x220 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 41114 │ │ │ │ + beq 42278 │ │ │ │ add r7, r4, #544 @ 0x220 │ │ │ │ mov r0, r7 │ │ │ │ - bl 240d4 │ │ │ │ + bl 2400c │ │ │ │ ldr r8, [r4] │ │ │ │ + mov r2, r0 │ │ │ │ + mov r1, #32 │ │ │ │ ldr r6, [r4, #536] @ 0x218 │ │ │ │ + ldr r0, [r8, #56] @ 0x38 │ │ │ │ ldr r3, [r8, #164] @ 0xa4 │ │ │ │ add r6, r6, #1 │ │ │ │ - mov r1, #32 │ │ │ │ - mov r2, r0 │ │ │ │ - ldr r0, [r8, #56] @ 0x38 │ │ │ │ mla r0, r0, r6, r3 │ │ │ │ - bl 24368 │ │ │ │ + bl 242a0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 240d4 │ │ │ │ + bl 2400c │ │ │ │ ldr r4, [r4] │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r3, [r4, #168] @ 0xa8 │ │ │ │ mov r2, r0 │ │ │ │ + mov r1, #0 │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ + ldr r3, [r4, #168] @ 0xa8 │ │ │ │ mla r0, r0, r6, r3 │ │ │ │ - bl 24368 │ │ │ │ - b 41114 │ │ │ │ - ldr r3, [pc, #348] @ 4140c │ │ │ │ + bl 242a0 │ │ │ │ + b 42278 │ │ │ │ + ldr r3, [pc, #348] @ 42584 │ │ │ │ add r4, r4, #1 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r8, [r3, r2, lsl #2] │ │ │ │ mov r0, r8 │ │ │ │ - bl 240d4 │ │ │ │ + bl 2400c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 240d4 │ │ │ │ - ldr r2, [pc, #316] @ 41410 │ │ │ │ + bl 2400c │ │ │ │ + ldr r2, [pc, #316] @ 42588 │ │ │ │ + add r5, r5, r0 │ │ │ │ mov r3, r7 │ │ │ │ + mov r0, r6 │ │ │ │ + str r4, [sp, #8] │ │ │ │ + add r4, r5, #2 │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, r8} │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ - str r4, [sp, #8] │ │ │ │ - add r5, r5, r0 │ │ │ │ - mov r0, r6 │ │ │ │ - add r5, r5, #2 │ │ │ │ - bl 22dc0 │ │ │ │ - b 41198 │ │ │ │ + bl 22d1c │ │ │ │ + b 422fc │ │ │ │ add sl, r4, #24 │ │ │ │ mov r0, sl │ │ │ │ - bl 240d4 │ │ │ │ - ldr r9, [r4, #536] @ 0x218 │ │ │ │ - ldr r8, [r4, #540] @ 0x21c │ │ │ │ + bl 2400c │ │ │ │ ldr r3, [r7, #56] @ 0x38 │ │ │ │ - mov r1, #32 │ │ │ │ - mla r3, r3, r9, r8 │ │ │ │ mov r2, r0 │ │ │ │ + mov r1, #32 │ │ │ │ + ldr r9, [r4, #536] @ 0x218 │ │ │ │ + ldr r8, [r4, #540] @ 0x21c │ │ │ │ ldr r0, [r7, #164] @ 0xa4 │ │ │ │ + mla r3, r3, r9, r8 │ │ │ │ add r0, r0, r3 │ │ │ │ - bl 24368 │ │ │ │ + bl 242a0 │ │ │ │ mov r0, sl │ │ │ │ - bl 240d4 │ │ │ │ + bl 2400c │ │ │ │ ldr r7, [r4] │ │ │ │ + mov r2, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r7, #56] @ 0x38 │ │ │ │ - mla r8, r3, r9, r8 │ │ │ │ - mov r2, r0 │ │ │ │ ldr r0, [r7, #168] @ 0xa8 │ │ │ │ + mla r8, r3, r9, r8 │ │ │ │ add r0, r0, r8 │ │ │ │ - bl 24368 │ │ │ │ + bl 242a0 │ │ │ │ strb r6, [r4, #24] │ │ │ │ - b 4123c │ │ │ │ + b 423b4 │ │ │ │ ldr r3, [r6] │ │ │ │ - sub r4, r2, r5 │ │ │ │ - ldr r0, [r3, #164] @ 0xa4 │ │ │ │ - mov r2, r4 │ │ │ │ - add r0, r0, r5 │ │ │ │ + sub r5, r2, r4 │ │ │ │ mov r1, #32 │ │ │ │ - bl 24368 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r0, [r3, #164] @ 0xa4 │ │ │ │ + add r0, r0, r4 │ │ │ │ + bl 242a0 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, #0 │ │ │ │ + mov r2, r5 │ │ │ │ ldr r0, [r3, #168] @ 0xa8 │ │ │ │ - mov r2, r4 │ │ │ │ - add r0, r0, r5 │ │ │ │ - bl 24368 │ │ │ │ - b 411ac │ │ │ │ + add r0, r0, r4 │ │ │ │ + bl 242a0 │ │ │ │ + b 42310 │ │ │ │ add r3, r4, #24 │ │ │ │ ldr r2, [r4, #536] @ 0x218 │ │ │ │ - ldr r1, [r4, #540] @ 0x21c │ │ │ │ mov r0, r7 │ │ │ │ + ldr r1, [r4, #540] @ 0x21c │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #5 │ │ │ │ - bl 24578 │ │ │ │ + bl 244b0 │ │ │ │ ldrb r3, [r4, #544] @ 0x220 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 41114 │ │ │ │ + beq 42278 │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #536] @ 0x218 │ │ │ │ - ldr r0, [r1], #544 @ 0x220 │ │ │ │ - str r1, [sp] │ │ │ │ mov r3, #5 │ │ │ │ + ldr r0, [r1], #544 @ 0x220 │ │ │ │ add r2, r2, #1 │ │ │ │ + str r1, [sp] │ │ │ │ mov r1, #0 │ │ │ │ - bl 24578 │ │ │ │ - b 41114 │ │ │ │ - eorseq r7, r0, r4, lsr #30 │ │ │ │ - strhteq sp, [pc], -ip │ │ │ │ - eorseq r7, r0, r4, lsl #30 │ │ │ │ - strdeq r1, [r0], -ip │ │ │ │ - ldrsbteq r7, [r0], -r0 │ │ │ │ - strhteq pc, [pc], -r4 @ │ │ │ │ - andseq r2, fp, ip, lsr #30 │ │ │ │ - eorseq r7, r0, r4, lsl #29 │ │ │ │ - eorseq r7, r0, r0, ror lr │ │ │ │ - eorseq r7, r0, r4, ror #28 │ │ │ │ - eorseq r7, r0, r0, ror #27 │ │ │ │ - @ instruction: 0x000018b8 │ │ │ │ - andseq ip, r8, r0, asr r1 │ │ │ │ + bl 244b0 │ │ │ │ + b 42278 │ │ │ │ + ldrhteq r6, [r2], -ip │ │ │ │ + eorseq ip, r1, r4, rrx │ │ │ │ + eorseq r6, r2, r0, lsr #27 │ │ │ │ + andeq r1, r0, r8, ror #13 │ │ │ │ + eorseq r6, r2, r8, ror #26 │ │ │ │ + eorseq lr, r1, r8, asr #6 │ │ │ │ + andseq r4, ip, r0, lsl r0 │ │ │ │ + eorseq r6, r2, r0, lsr #26 │ │ │ │ + eorseq r6, r2, ip, lsl #26 │ │ │ │ + eorseq r6, r2, r0, lsl #26 │ │ │ │ + eorseq r6, r2, r8, ror #24 │ │ │ │ + andeq r1, r0, r4, lsr #17 │ │ │ │ + andseq sp, r9, r8, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ - str r0, [ip, #4024] @ 0xfb8 │ │ │ │ - ldr r4, [pc, #268] @ 41538 │ │ │ │ - sub sp, sp, #36 @ 0x24 │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r7, [r4, #1064] @ 0x428 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - ldr r2, [r4, #1060] @ 0x424 │ │ │ │ - strd r0, [sp, #20] │ │ │ │ - mul r0, r3, r2 │ │ │ │ - mov r1, r7 │ │ │ │ - str r2, [sp, #28] │ │ │ │ - blx 1c6508 │ │ │ │ - ldr fp, [r4, #1068] @ 0x42c │ │ │ │ - ldr sl, [r4, #1072] @ 0x430 │ │ │ │ - ldr r8, [r4, #1076] @ 0x434 │ │ │ │ - ldr ip, [sp, #76] @ 0x4c │ │ │ │ - mov r1, r8 │ │ │ │ - ldr r9, [r4, #1080] @ 0x438 │ │ │ │ - add r3, r0, fp │ │ │ │ - mul r0, ip, sl │ │ │ │ - str r3, [sp, #16] │ │ │ │ - blx 1c6508 │ │ │ │ - ldr lr, [sp, #72] @ 0x48 │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ - mov r1, r7 │ │ │ │ - mov ip, r0 │ │ │ │ - add r0, lr, r6 │ │ │ │ - mul r0, r2, r0 │ │ │ │ - add r7, ip, r9 │ │ │ │ - blx 1c6508 │ │ │ │ - ldr ip, [sp, #76] @ 0x4c │ │ │ │ - mov r1, r8 │ │ │ │ - add fp, r0, fp │ │ │ │ - add r0, ip, r5 │ │ │ │ - mul r0, sl, r0 │ │ │ │ - blx 1c6508 │ │ │ │ - add ip, r4, #1088 @ 0x440 │ │ │ │ - str r5, [sp] │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - ldr r2, [sp, #24] │ │ │ │ - ldr r1, [sp, #20] │ │ │ │ - add r9, r0, r9 │ │ │ │ - ldr r0, [r4, #1084] @ 0x43c │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ + str r0, [ip, #4056] @ 0xfd8 │ │ │ │ + ldr r6, [pc, #224] @ 42690 │ │ │ │ + sub sp, sp, #16 │ │ │ │ + mov r4, r2 │ │ │ │ + mov r2, r1 │ │ │ │ + mov r1, r0 │ │ │ │ + ldr lr, [sp, #40] @ 0x28 │ │ │ │ + mov ip, r3 │ │ │ │ + str r3, [sp] │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r0, [r6, #1060] @ 0x424 │ │ │ │ + add r4, lr, r4 │ │ │ │ + ldr r5, [r6, #1064] @ 0x428 │ │ │ │ + add ip, r3, ip │ │ │ │ + mul lr, lr, r0 │ │ │ │ + mul r4, r0, r4 │ │ │ │ + ldr r0, [r6, #1072] @ 0x430 │ │ │ │ + sdiv lr, lr, r5 │ │ │ │ + sdiv r4, r4, r5 │ │ │ │ + ldr r5, [r6, #1076] @ 0x434 │ │ │ │ + mul ip, r0, ip │ │ │ │ + mul r0, r3, r0 │ │ │ │ + sdiv r8, r0, r5 │ │ │ │ + ldr r0, [r6, #1084] @ 0x43c │ │ │ │ + sdiv r5, ip, r5 │ │ │ │ + ldr ip, [r6, #1068] @ 0x42c │ │ │ │ + add r7, lr, ip │ │ │ │ + add r4, r4, ip │ │ │ │ + ldr ip, [r6, #1080] @ 0x438 │ │ │ │ + add r8, r8, ip │ │ │ │ + add r5, r5, ip │ │ │ │ + add ip, r6, #1088 @ 0x440 │ │ │ │ str ip, [sp, #8] │ │ │ │ - add ip, r4, #1104 @ 0x450 │ │ │ │ + add ip, r6, #1104 @ 0x450 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 25358 │ │ │ │ - ldr r3, [r4, #1120] @ 0x460 │ │ │ │ - ldr r0, [r4] │ │ │ │ + bl 25284 │ │ │ │ + ldr r0, [r6] │ │ │ │ + ldr r3, [r6, #1120] @ 0x460 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 41514 │ │ │ │ - ldr r1, [sp, #16] │ │ │ │ - mov r3, fp │ │ │ │ - mov r2, r7 │ │ │ │ - str r9, [sp] │ │ │ │ - bl 2201c │ │ │ │ - mov r0, #0 │ │ │ │ - add sp, sp, #36 @ 0x24 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - str r9, [sp, #4] │ │ │ │ - ldr r2, [sp, #16] │ │ │ │ - ldr r1, [r4, #1124] @ 0x464 │ │ │ │ - mov r3, r7 │ │ │ │ - str fp, [sp] │ │ │ │ - bl 22640 │ │ │ │ + beq 42678 │ │ │ │ + mov r3, r4 │ │ │ │ + mov r2, r8 │ │ │ │ + str r5, [sp] │ │ │ │ + mov r1, r7 │ │ │ │ + bl 21f84 │ │ │ │ mov r0, #0 │ │ │ │ - add sp, sp, #36 @ 0x24 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldrshteq r7, [r0], -r4 │ │ │ │ + add sp, sp, #16 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + mov r3, r8 │ │ │ │ + mov r2, r7 │ │ │ │ + strd r4, [sp] │ │ │ │ + ldr r1, [r6, #1124] @ 0x464 │ │ │ │ + bl 2259c │ │ │ │ + b 4265c │ │ │ │ + eorseq r6, r2, r4, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ - ldr lr, [pc, #344] @ 416ac │ │ │ │ - ldr r4, [pc, #344] @ 416b0 │ │ │ │ - add lr, pc, lr │ │ │ │ mov r1, r0 │ │ │ │ - ldr r0, [pc, #336] @ 416b4 │ │ │ │ - ldr r2, [pc, #336] @ 416b8 │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr ip, [lr, #1128] @ 0x468 │ │ │ │ + ldr r0, [pc, #352] @ 42814 │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ - ldr r0, [r4, r0] │ │ │ │ - mov r3, #0 │ │ │ │ - cmp ip, r2 │ │ │ │ + vmov.i32 q8, #0 @ 0x00000000 │ │ │ │ add r2, sp, #20 │ │ │ │ - ldr r0, [r0] │ │ │ │ - str r0, [sp, #36] @ 0x24 │ │ │ │ - mov r0, #0 │ │ │ │ + movw ip, #21016 @ 0x5218 │ │ │ │ + movt ip, #16967 @ 0x4247 │ │ │ │ + ldr r3, [pc, #332] @ 42818 │ │ │ │ + ldr lr, [pc, #332] @ 4281c │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [r0, r3] │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r3, [r3] │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + mov r3, #0 │ │ │ │ + ldr r3, [lr, #1128] @ 0x468 │ │ │ │ + vst1.8 {d16-d17}, [r2] │ │ │ │ + cmp r3, ip │ │ │ │ + beq 427bc │ │ │ │ + bgt 427f0 │ │ │ │ + movw r0, #22857 @ 0x5949 │ │ │ │ + movt r0, #12885 @ 0x3255 │ │ │ │ + cmp r3, r0 │ │ │ │ + beq 427bc │ │ │ │ + movw r0, #44529 @ 0xadf1 │ │ │ │ + movt r0, #48568 @ 0xbdb8 │ │ │ │ + add r0, r3, r0 │ │ │ │ + cmp r0, #1 │ │ │ │ + bhi 42728 │ │ │ │ + ldr r3, [lr, #1064] @ 0x428 │ │ │ │ + lsl r3, r3, #1 │ │ │ │ str r3, [sp, #20] │ │ │ │ - str r3, [r2, #4] │ │ │ │ - str r3, [r2, #8] │ │ │ │ - str r3, [r2, #12] │ │ │ │ - beq 41658 │ │ │ │ - bgt 41690 │ │ │ │ - ldr r3, [pc, #272] @ 416bc │ │ │ │ - cmp ip, r3 │ │ │ │ - beq 41658 │ │ │ │ - ldr r3, [pc, #264] @ 416c0 │ │ │ │ - add r3, ip, r3 │ │ │ │ - cmp r3, #1 │ │ │ │ - ldrls r3, [lr, #1064] @ 0x428 │ │ │ │ - lslls r3, r3, #1 │ │ │ │ - strls r3, [sp, #20] │ │ │ │ - ldr r4, [pc, #244] @ 416c4 │ │ │ │ + ldr r4, [pc, #240] @ 42820 │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r4, #1088 @ 0x440 │ │ │ │ - ldr r0, [r4, #1084] @ 0x43c │ │ │ │ str r3, [sp, #8] │ │ │ │ add r3, r4, #1104 @ 0x450 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [r4, #1076] @ 0x434 │ │ │ │ + ldr r0, [r4, #1084] @ 0x43c │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ - bl 25358 │ │ │ │ - ldr r3, [r4, #1120] @ 0x460 │ │ │ │ + bl 25284 │ │ │ │ + ldr r0, [r4] │ │ │ │ + ldr r2, [r4, #1120] @ 0x460 │ │ │ │ + ldr r3, [r4, #1060] @ 0x424 │ │ │ │ ldr r1, [r4, #1068] @ 0x42c │ │ │ │ + cmp r2, #0 │ │ │ │ + ldr ip, [r4, #1072] @ 0x430 │ │ │ │ ldr r2, [r4, #1080] @ 0x438 │ │ │ │ - ldr ip, [r4, #1060] @ 0x424 │ │ │ │ - ldr lr, [r4, #1072] @ 0x430 │ │ │ │ - cmp r3, #0 │ │ │ │ - ldr r0, [r4] │ │ │ │ - add ip, r1, ip │ │ │ │ - add lr, r2, lr │ │ │ │ - beq 41670 │ │ │ │ - mov r3, ip │ │ │ │ - str lr, [sp] │ │ │ │ - bl 2201c │ │ │ │ - ldr r2, [pc, #152] @ 416c8 │ │ │ │ - ldr r3, [pc, #128] @ 416b4 │ │ │ │ + add r3, r1, r3 │ │ │ │ + add ip, r2, ip │ │ │ │ + beq 427d4 │ │ │ │ + str ip, [sp] │ │ │ │ + bl 21f84 │ │ │ │ + ldr r2, [pc, #152] @ 42824 │ │ │ │ + ldr r3, [pc, #136] @ 42818 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 416a8 │ │ │ │ + bne 42810 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ - pop {r4, pc} │ │ │ │ - ldr r3, [pc, #108] @ 416cc │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r3, [pc, #100] @ 42828 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #1064] @ 0x428 │ │ │ │ add r3, r3, r3, lsl #1 │ │ │ │ str r3, [sp, #20] │ │ │ │ - b 415c8 │ │ │ │ - str lr, [sp, #4] │ │ │ │ - ldr lr, [r4, #1124] @ 0x464 │ │ │ │ + b 42728 │ │ │ │ + stm sp, {r3, ip} │ │ │ │ mov r3, r2 │ │ │ │ - str ip, [sp] │ │ │ │ mov r2, r1 │ │ │ │ - mov r1, lr │ │ │ │ - bl 22640 │ │ │ │ - b 41628 │ │ │ │ - ldr r3, [pc, #56] @ 416d0 │ │ │ │ - cmp ip, r3 │ │ │ │ - ldreq r3, [lr, #1064] @ 0x428 │ │ │ │ - lsleq r3, r3, #2 │ │ │ │ - streq r3, [sp, #20] │ │ │ │ - b 415c8 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eorseq r7, r0, ip, asr #21 │ │ │ │ - eoreq ip, pc, ip, asr sp @ │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - submi r5, r7, #24, 4 @ 0x80000001 │ │ │ │ - subscc r5, r5, #1196032 @ 0x124000 │ │ │ │ - ldclt 13, cr10, [r8, #964]! @ 0x3c4 │ │ │ │ - eorseq r7, r0, r4, asr sl │ │ │ │ - mlaeq pc, r0, ip, ip @ │ │ │ │ - eorseq r7, r0, r4, asr #19 │ │ │ │ - submi r5, r7, #32, 4 │ │ │ │ + ldr ip, [r4, #1124] @ 0x464 │ │ │ │ + mov r1, ip │ │ │ │ + bl 2259c │ │ │ │ + b 42784 │ │ │ │ + movw r0, #21024 @ 0x5220 │ │ │ │ + movt r0, #16967 @ 0x4247 │ │ │ │ + cmp r3, r0 │ │ │ │ + bne 42728 │ │ │ │ + ldr r3, [lr, #1064] @ 0x428 │ │ │ │ + lsl r3, r3, #2 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + b 42728 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eorseq fp, r1, r4, lsl #24 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq r6, r2, ip, asr #18 │ │ │ │ + ldrshteq r6, [r2], -r4 │ │ │ │ + eorseq fp, r1, r4, asr #22 │ │ │ │ + eorseq r6, r2, r0, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r0, #17 │ │ │ │ mov r4, r1 │ │ │ │ - beq 417c4 │ │ │ │ + beq 42938 │ │ │ │ cmp r0, #18 │ │ │ │ - beq 41758 │ │ │ │ + beq 428d0 │ │ │ │ cmp r0, #2 │ │ │ │ - bne 4182c │ │ │ │ + mvnne r0, #2 │ │ │ │ + bne 428c0 │ │ │ │ ldr r0, [r1] │ │ │ │ - ldr r3, [pc, #520] @ 41914 │ │ │ │ - cmp r0, r3 │ │ │ │ - bhi 418a4 │ │ │ │ - sub r3, r3, #18 │ │ │ │ - cmp r0, r3 │ │ │ │ - bhi 418f4 │ │ │ │ - ldr r3, [pc, #500] @ 41918 │ │ │ │ + movw r3, #21024 @ 0x5220 │ │ │ │ + movt r3, #16967 @ 0x4247 │ │ │ │ cmp r0, r3 │ │ │ │ - beq 418ec │ │ │ │ - bhi 418c8 │ │ │ │ - add r3, r3, #-285212672 @ 0xef000000 │ │ │ │ - add r3, r3, #15597568 @ 0xee0000 │ │ │ │ - add r3, r3, #1040 @ 0x410 │ │ │ │ - cmp r0, r3 │ │ │ │ - beq 418ec │ │ │ │ - add r3, r3, #268435456 @ 0x10000000 │ │ │ │ - add r3, r3, #1048576 @ 0x100000 │ │ │ │ + bhi 42a18 │ │ │ │ + movw r3, #21006 @ 0x520e │ │ │ │ + movt r3, #16967 @ 0x4247 │ │ │ │ + cmp r0, r3 │ │ │ │ + bhi 42a74 │ │ │ │ + movw r3, #13385 @ 0x3449 │ │ │ │ + movt r3, #12338 @ 0x3032 │ │ │ │ + cmp r0, r3 │ │ │ │ + beq 42a6c │ │ │ │ + bhi 42a44 │ │ │ │ + movw r3, #14425 @ 0x3859 │ │ │ │ + movt r3, #8224 @ 0x2020 │ │ │ │ + cmp r0, r3 │ │ │ │ + beq 42a6c │ │ │ │ + movw r3, #14425 @ 0x3859 │ │ │ │ + movt r3, #12336 @ 0x3030 │ │ │ │ cmp r0, r3 │ │ │ │ moveq r0, #69 @ 0x45 │ │ │ │ movne r0, #0 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - ldr r5, [r1] │ │ │ │ - ldr r1, [pc, #440] @ 4191c │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r5, [r4] │ │ │ │ + ldr r1, [pc, #448] @ 42a9c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - beq 41868 │ │ │ │ - ldr r1, [pc, #420] @ 41920 │ │ │ │ + beq 429e4 │ │ │ │ + ldr r1, [pc, #428] @ 42aa0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - bne 41824 │ │ │ │ - ldr r3, [pc, #400] @ 41924 │ │ │ │ + bne 4299c │ │ │ │ + ldr r3, [pc, #408] @ 42aa4 │ │ │ │ + mov r2, #100 @ 0x64 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #1124] @ 0x464 │ │ │ │ ldr r3, [r3] │ │ │ │ sub r3, r3, #128 @ 0x80 │ │ │ │ - add r3, r3, r3, lsl #2 │ │ │ │ - add r3, r3, r3, lsl #2 │ │ │ │ - lsl r3, r3, #2 │ │ │ │ + mul r3, r2, r3 │ │ │ │ cmp r3, #0 │ │ │ │ add r2, r3, #127 @ 0x7f │ │ │ │ movge r2, r3 │ │ │ │ asr r3, r2, #7 │ │ │ │ str r3, [r4, #4] │ │ │ │ - b 41824 │ │ │ │ - ldr r5, [r1] │ │ │ │ - ldr r1, [pc, #344] @ 41928 │ │ │ │ + b 4299c │ │ │ │ + ldr r5, [r4] │ │ │ │ + ldr r1, [pc, #356] @ 42aa8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - beq 41834 │ │ │ │ - ldr r1, [pc, #324] @ 4192c │ │ │ │ + beq 429b0 │ │ │ │ + ldr r1, [pc, #336] @ 42aac │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - bne 41824 │ │ │ │ + bne 4299c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ - ldr r2, [pc, #300] @ 41930 │ │ │ │ + movw r1, #34079 @ 0x851f │ │ │ │ + movt r1, #20971 @ 0x51eb │ │ │ │ + ldr r2, [pc, #304] @ 42ab0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ lsl r3, r3, #7 │ │ │ │ - smull r1, r2, r2, r3 │ │ │ │ - ldr r1, [pc, #288] @ 41934 │ │ │ │ - asr r3, r3, #31 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r1, [r1, #1124] @ 0x464 │ │ │ │ - rsb r3, r3, r2, asr #5 │ │ │ │ - str r3, [r1] │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r2, #1124] @ 0x464 │ │ │ │ + asr r2, r3, #31 │ │ │ │ + smull r1, r3, r1, r3 │ │ │ │ + rsb r3, r2, r3, asr #5 │ │ │ │ + str r3, [r0] │ │ │ │ + ldrd r4, [sp] │ │ │ │ mov r0, #1 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - mvn r0, #2 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ - ldr r2, [pc, #240] @ 41930 │ │ │ │ + movw r1, #34079 @ 0x851f │ │ │ │ + movt r1, #20971 @ 0x51eb │ │ │ │ + ldr r2, [pc, #240] @ 42ab4 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ lsl r3, r3, #6 │ │ │ │ - smull r1, r2, r2, r3 │ │ │ │ - ldr r1, [pc, #232] @ 41938 │ │ │ │ - asr r3, r3, #31 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r1, [r1, #1124] @ 0x464 │ │ │ │ - rsb r3, r3, r2, asr #5 │ │ │ │ - mov r0, #1 │ │ │ │ - str r3, [r1, #4] │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - ldr r3, [pc, #204] @ 4193c │ │ │ │ - mov r0, #1 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r2, #1124] @ 0x464 │ │ │ │ + asr r2, r3, #31 │ │ │ │ + smull r1, r3, r1, r3 │ │ │ │ + rsb r3, r2, r3, asr #5 │ │ │ │ + str r3, [r0, #4] │ │ │ │ + b 4299c │ │ │ │ + ldr r3, [pc, #204] @ 42ab8 │ │ │ │ + mov r2, #100 @ 0x64 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #1124] @ 0x464 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ sub r3, r3, #64 @ 0x40 │ │ │ │ - add r3, r3, r3, lsl #2 │ │ │ │ - add r3, r3, r3, lsl #2 │ │ │ │ - lsl r3, r3, #2 │ │ │ │ + mul r3, r2, r3 │ │ │ │ cmp r3, #0 │ │ │ │ add r2, r3, #63 @ 0x3f │ │ │ │ movge r2, r3 │ │ │ │ asr r3, r2, #6 │ │ │ │ str r3, [r4, #4] │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - ldr r3, [pc, #148] @ 41940 │ │ │ │ + b 4299c │ │ │ │ + movw r3, #48616 @ 0xbde8 │ │ │ │ + movt r3, #44472 @ 0xadb8 │ │ │ │ add r3, r0, r3 │ │ │ │ bics r3, r3, #8 │ │ │ │ - beq 418ec │ │ │ │ - ldr r3, [pc, #136] @ 41944 │ │ │ │ + beq 42a6c │ │ │ │ + movw r3, #22857 @ 0x5949 │ │ │ │ + movt r3, #22101 @ 0x5655 │ │ │ │ cmp r0, r3 │ │ │ │ moveq r0, #69 @ 0x45 │ │ │ │ movne r0, #0 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - ldr r3, [pc, #120] @ 41948 │ │ │ │ - cmp r0, r3 │ │ │ │ - beq 418ec │ │ │ │ - add r3, r3, #2359296 @ 0x240000 │ │ │ │ - add r3, r3, #752 @ 0x2f0 │ │ │ │ + b 428c0 │ │ │ │ + movw r3, #22105 @ 0x5659 │ │ │ │ + movt r3, #12849 @ 0x3231 │ │ │ │ + cmp r0, r3 │ │ │ │ + beq 42a6c │ │ │ │ + movw r3, #22857 @ 0x5949 │ │ │ │ + movt r3, #12885 @ 0x3255 │ │ │ │ cmp r0, r3 │ │ │ │ moveq r0, #69 @ 0x45 │ │ │ │ movne r0, #0 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + b 428c0 │ │ │ │ mov r0, #69 @ 0x45 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - ldr r2, [pc, #80] @ 4194c │ │ │ │ - ldr r3, [pc, #80] @ 41950 │ │ │ │ + b 428c0 │ │ │ │ + movw r2, #44529 @ 0xadf1 │ │ │ │ + movt r2, #48568 @ 0xbdb8 │ │ │ │ add r2, r0, r2 │ │ │ │ + movw r3, #515 @ 0x203 │ │ │ │ + movt r3, #2 │ │ │ │ lsr r3, r3, r2 │ │ │ │ tst r3, #1 │ │ │ │ moveq r0, #0 │ │ │ │ movne r0, #69 @ 0x45 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - submi r5, r7, #32, 4 │ │ │ │ - eorscc r3, r2, r9, asr #8 │ │ │ │ - andseq r6, r8, ip, lsl r4 │ │ │ │ - andseq r6, r8, ip, ror #7 │ │ │ │ - mlaseq r0, r0, r8, r7 │ │ │ │ - @ instruction: 0x001863b0 │ │ │ │ - andseq r6, r8, r0, lsl #7 │ │ │ │ - mvnpl r8, pc, lsl r5 │ │ │ │ - eorseq r7, r0, ip, lsl #16 │ │ │ │ - ldrsbteq r7, [r0], -r0 │ │ │ │ - ldrhteq r7, [r0], -r0 │ │ │ │ - ldcge 13, cr11, [r8, #928]! @ 0x3a0 │ │ │ │ - ldrbpl r5, [r5], -r9, asr #18 │ │ │ │ - eorscc r5, r1, #93323264 @ 0x5900000 │ │ │ │ - ldclt 13, cr10, [r8, #964]! @ 0x3c4 │ │ │ │ - andeq r0, r2, r3, lsl #4 │ │ │ │ + b 428c0 │ │ │ │ + @ instruction: 0x001974f4 │ │ │ │ + andseq r7, r9, r4, asr #9 │ │ │ │ + eorseq r6, r2, r4, lsl r7 │ │ │ │ + andseq r7, r9, ip, lsl #9 │ │ │ │ + andseq r7, r9, ip, asr r4 │ │ │ │ + mlaseq r2, ip, r6, r6 │ │ │ │ + eorseq r6, r2, r8, asr r6 │ │ │ │ + eorseq r6, r2, r4, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr ip, [pc, #260] @ 41a70 │ │ │ │ - ldr r3, [pc, #260] @ 41a74 │ │ │ │ - add ip, pc, ip │ │ │ │ + ldr ip, [pc, #268] @ 42be4 │ │ │ │ sub sp, sp, #8 │ │ │ │ - ldr r3, [ip, r3] │ │ │ │ mov r2, #10 │ │ │ │ mov r1, sp │ │ │ │ + mov r4, r0 │ │ │ │ + ldr r3, [pc, #252] @ 42be8 │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - mov r4, r0 │ │ │ │ - bl 233b4 │ │ │ │ + bl 232f8 │ │ │ │ ldr r3, [sp] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 419ac │ │ │ │ + beq 42b18 │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 419b4 │ │ │ │ + bne 42b20 │ │ │ │ cmp r0, #5 │ │ │ │ - bls 419cc │ │ │ │ - ldr r1, [pc, #188] @ 41a78 │ │ │ │ + bls 42b38 │ │ │ │ + ldr r1, [pc, #196] @ 42bec │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 21df4 │ │ │ │ + bl 21d5c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 419f8 │ │ │ │ - ldr r2, [pc, #168] @ 41a7c │ │ │ │ - ldr r3, [pc, #156] @ 41a74 │ │ │ │ + bne 42b6c │ │ │ │ + ldr r2, [pc, #176] @ 42bf0 │ │ │ │ + ldr r3, [pc, #164] @ 42be8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 41a6c │ │ │ │ + bne 42be0 │ │ │ │ add sp, sp, #8 │ │ │ │ - pop {r4, pc} │ │ │ │ - ldr r1, [pc, #128] @ 41a80 │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r1, [pc, #128] @ 42bf4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 21df4 │ │ │ │ + bl 21d5c │ │ │ │ cmp r0, #0 │ │ │ │ moveq r0, #1 │ │ │ │ - beq 419cc │ │ │ │ - ldr r1, [pc, #104] @ 41a84 │ │ │ │ + beq 42b38 │ │ │ │ + ldr r1, [pc, #104] @ 42bf8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 21df4 │ │ │ │ + bl 21d5c │ │ │ │ cmp r0, #0 │ │ │ │ moveq r0, #2 │ │ │ │ - beq 419cc │ │ │ │ - ldr r1, [pc, #80] @ 41a88 │ │ │ │ + beq 42b38 │ │ │ │ + ldr r1, [pc, #80] @ 42bfc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 21df4 │ │ │ │ + bl 21d5c │ │ │ │ cmp r0, #0 │ │ │ │ moveq r0, #3 │ │ │ │ - beq 419cc │ │ │ │ - ldr r1, [pc, #56] @ 41a8c │ │ │ │ + beq 42b38 │ │ │ │ + ldr r1, [pc, #56] @ 42c00 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 21df4 │ │ │ │ + bl 21d5c │ │ │ │ cmp r0, #0 │ │ │ │ mvnne r0, #0 │ │ │ │ moveq r0, #5 │ │ │ │ - b 419cc │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq ip, pc, r4, asr r9 @ │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - mulseq sl, r4, sl │ │ │ │ - eoreq ip, pc, ip, ror #17 │ │ │ │ - andseq fp, r8, ip, lsr #20 │ │ │ │ - andseq fp, r8, r4, lsl sl │ │ │ │ - andseq fp, r8, r0, lsl #20 │ │ │ │ - @ instruction: 0x0018b9f0 │ │ │ │ + b 42b38 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eorseq fp, r1, r8, ror #15 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + andseq r2, fp, r8, ror fp │ │ │ │ + mlaseq r1, r0, r7, fp │ │ │ │ + andseq ip, r9, r8, lsl #22 │ │ │ │ + @ instruction: 0x0019caf0 │ │ │ │ + @ instruction: 0x0019cadc │ │ │ │ + andseq ip, r9, ip, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ - str r0, [ip, #4056] @ 0xfd8 │ │ │ │ - ldr r4, [pc, #332] @ 41bf4 │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ + str r0, [ip, #4072] @ 0xfe8 │ │ │ │ + ldr r4, [pc, #340] @ 42d78 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 253e8 │ │ │ │ + bl 25314 │ │ │ │ ldr r3, [r4] │ │ │ │ ldrd r0, [r3, #152] @ 0x98 │ │ │ │ - bl 3ea44 │ │ │ │ + bl 3f948 │ │ │ │ ldr r3, [r4] │ │ │ │ add r1, r4, #1120 @ 0x460 │ │ │ │ - ldr r0, [r3, #156] @ 0x9c │ │ │ │ mov r2, #1 │ │ │ │ - ldr r3, [r3, #152] @ 0x98 │ │ │ │ - add r1, r1, #12 │ │ │ │ - str r0, [r4, #1132] @ 0x46c │ │ │ │ add r0, r4, #1136 @ 0x470 │ │ │ │ - str r3, [r4, #1136] @ 0x470 │ │ │ │ - bl 3ec4c │ │ │ │ - ldr r5, [r4] │ │ │ │ - ldr r7, [r4, #1136] @ 0x470 │ │ │ │ - ldr r1, [r5, #152] @ 0x98 │ │ │ │ - ldr r9, [r5, #156] @ 0x9c │ │ │ │ - sub r3, r1, r7 │ │ │ │ - ldr r8, [r4, #1132] @ 0x46c │ │ │ │ - add r3, r3, r3, lsr #31 │ │ │ │ - asr r3, r3, #1 │ │ │ │ - str r3, [r4, #1140] @ 0x474 │ │ │ │ - sub r3, r9, r8 │ │ │ │ - ldr r6, [r5, #56] @ 0x38 │ │ │ │ - add r3, r3, r3, lsr #31 │ │ │ │ - asr r3, r3, #1 │ │ │ │ - mul r0, r6, r7 │ │ │ │ - str r3, [r4, #1144] @ 0x478 │ │ │ │ - blx 1c6508 │ │ │ │ - ldr r5, [r5, #60] @ 0x3c │ │ │ │ - mov r1, r9 │ │ │ │ - mov sl, r0 │ │ │ │ - str r0, [r4, #1060] @ 0x424 │ │ │ │ - mul r0, r5, r8 │ │ │ │ - blx 1c6508 │ │ │ │ - sub r6, r6, sl │ │ │ │ - add r6, r6, r6, lsr #31 │ │ │ │ - asr r6, r6, #1 │ │ │ │ - str r6, [r4, #1068] @ 0x42c │ │ │ │ - sub r5, r5, r0 │ │ │ │ - str r0, [r4, #1072] @ 0x430 │ │ │ │ + add r1, r1, #12 │ │ │ │ + ldr ip, [r3, #152] @ 0x98 │ │ │ │ + ldr r3, [r3, #156] @ 0x9c │ │ │ │ + str r3, [r4, #1132] @ 0x46c │ │ │ │ + str ip, [r4, #1136] @ 0x470 │ │ │ │ + bl 3fb84 │ │ │ │ + ldr r1, [r4] │ │ │ │ ldr r0, [r4, #1084] @ 0x43c │ │ │ │ + ldr r3, [r4, #1136] @ 0x470 │ │ │ │ + ldr ip, [r1, #56] @ 0x38 │ │ │ │ + cmp r0, #0 │ │ │ │ + ldr r2, [r1, #60] @ 0x3c │ │ │ │ + ldr r5, [r1, #152] @ 0x98 │ │ │ │ + mul r6, ip, r3 │ │ │ │ + ldr lr, [r4, #1132] @ 0x46c │ │ │ │ + ldr r1, [r1, #156] @ 0x9c │ │ │ │ + sdiv r6, r6, r5 │ │ │ │ + sub r5, r5, r3 │ │ │ │ add r5, r5, r5, lsr #31 │ │ │ │ asr r5, r5, #1 │ │ │ │ - cmp r0, #0 │ │ │ │ - str r5, [r4, #1080] @ 0x438 │ │ │ │ - beq 41b7c │ │ │ │ - bl 2189c │ │ │ │ - ldr r7, [r4, #1136] @ 0x470 │ │ │ │ - ldr r8, [r4, #1132] @ 0x46c │ │ │ │ - ldr r4, [pc, #116] @ 41bf8 │ │ │ │ - ldr ip, [pc, #116] @ 41bfc │ │ │ │ + sub ip, ip, r6 │ │ │ │ + str r6, [r4, #1060] @ 0x424 │ │ │ │ + add ip, ip, ip, lsr #31 │ │ │ │ + str r5, [r4, #1140] @ 0x474 │ │ │ │ + asr ip, ip, #1 │ │ │ │ + str ip, [r4, #1068] @ 0x42c │ │ │ │ + mul ip, r2, lr │ │ │ │ + sdiv ip, ip, r1 │ │ │ │ + sub r1, r1, lr │ │ │ │ + add r1, r1, r1, lsr #31 │ │ │ │ + asr r1, r1, #1 │ │ │ │ + sub r2, r2, ip │ │ │ │ + str ip, [r4, #1072] @ 0x430 │ │ │ │ + add r2, r2, r2, lsr #31 │ │ │ │ + str r1, [r4, #1144] @ 0x478 │ │ │ │ + asr r2, r2, #1 │ │ │ │ + str r2, [r4, #1080] @ 0x438 │ │ │ │ + beq 42cf0 │ │ │ │ + bl 21804 │ │ │ │ + ldr lr, [r4, #1132] @ 0x46c │ │ │ │ + ldr r3, [r4, #1136] @ 0x470 │ │ │ │ + movw ip, #14425 @ 0x3859 │ │ │ │ + movt ip, #8224 @ 0x2020 │ │ │ │ + str lr, [sp] │ │ │ │ + ldr r4, [pc, #120] @ 42d7c │ │ │ │ add r4, pc, r4 │ │ │ │ - str r8, [sp] │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r4, #1128] @ 0x468 │ │ │ │ - ldr r1, [r4, #1076] @ 0x434 │ │ │ │ ldr r0, [r4, #1064] @ 0x428 │ │ │ │ + ldr r1, [r4, #1076] @ 0x434 │ │ │ │ + ldr r2, [r4, #1128] @ 0x468 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl f06c4 │ │ │ │ - ldr r1, [r4] │ │ │ │ - ldr r2, [r4, #1144] @ 0x478 │ │ │ │ - ldr ip, [r1, #152] @ 0x98 │ │ │ │ - ldr r1, [r1, #160] @ 0xa0 │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r4, #1108] @ 0x454 │ │ │ │ - str r3, [r4, #1092] @ 0x444 │ │ │ │ - str r3, [r4, #1112] @ 0x458 │ │ │ │ - str r3, [r4, #1116] @ 0x45c │ │ │ │ - str ip, [r4, #1088] @ 0x440 │ │ │ │ - str r3, [r4, #12] │ │ │ │ - str r3, [r4, #1096] @ 0x448 │ │ │ │ - str r3, [r4, #1100] @ 0x44c │ │ │ │ + bl f9dec │ │ │ │ + ldr r3, [r4] │ │ │ │ + vmov.i32 d16, #0 @ 0x00000000 │ │ │ │ + add r1, r4, #1104 @ 0x450 │ │ │ │ str r0, [r4, #1084] @ 0x43c │ │ │ │ - ldr r0, [r4, #1140] @ 0x474 │ │ │ │ - mla r0, r2, ip, r0 │ │ │ │ - add r1, r1, r0 │ │ │ │ - str r1, [r4, #1104] @ 0x450 │ │ │ │ + ldr r2, [r4, #1140] @ 0x474 │ │ │ │ + ldr ip, [r4, #1144] @ 0x478 │ │ │ │ + vstr d16, [r1, #4] │ │ │ │ + ldr r0, [r3, #152] @ 0x98 │ │ │ │ + vstr d16, [r1, #8] │ │ │ │ + add r1, r4, #1088 @ 0x440 │ │ │ │ + ldr r3, [r3, #160] @ 0xa0 │ │ │ │ + vstr d16, [r1, #4] │ │ │ │ + vstr d16, [r1, #8] │ │ │ │ + mla r2, ip, r0, r2 │ │ │ │ + str r0, [r4, #1088] @ 0x440 │ │ │ │ + mov r0, #0 │ │ │ │ + str r0, [r4, #12] │ │ │ │ + add r3, r3, r2 │ │ │ │ + str r3, [r4, #1104] @ 0x450 │ │ │ │ add sp, sp, #8 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - eorseq r7, r0, r8, ror r5 │ │ │ │ - mlaseq r0, ip, r4, r7 │ │ │ │ - eorcs r3, r0, r9, asr r8 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldrshteq r6, [r2], -ip │ │ │ │ + eorseq r6, r2, r0, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ - str r0, [ip, #3688] @ 0xe68 │ │ │ │ - ldr r2, [pc, #1592] @ 42250 │ │ │ │ - ldr r3, [pc, #1592] @ 42254 │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ + str r0, [ip, #3696] @ 0xe70 │ │ │ │ + ldr r2, [pc, #1680] @ 43438 │ │ │ │ + sub sp, sp, #364 @ 0x16c │ │ │ │ + subs r7, r0, #0 │ │ │ │ + ldr r3, [pc, #1672] @ 4343c │ │ │ │ + ldr r4, [pc, #1672] @ 43440 │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r4, [pc, #1588] @ 42258 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - sub sp, sp, #372 @ 0x174 │ │ │ │ - subs r6, r0, #0 │ │ │ │ + add r4, pc, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ - str r3, [sp, #364] @ 0x16c │ │ │ │ + str r3, [sp, #356] @ 0x164 │ │ │ │ mov r3, #0 │ │ │ │ - add r4, pc, r4 │ │ │ │ - beq 41f8c │ │ │ │ - ldr ip, [pc, #1556] @ 4225c │ │ │ │ - add r5, sp, #280 @ 0x118 │ │ │ │ - add ip, pc, ip │ │ │ │ + beq 43160 │ │ │ │ + ldr r6, [pc, #1644] @ 43444 │ │ │ │ mov r3, #0 │ │ │ │ - add r1, ip, #8 │ │ │ │ + add r8, sp, #272 @ 0x110 │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ - mov r0, r5 │ │ │ │ - mov r7, ip │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ - str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 22d0c │ │ │ │ - add r3, sp, #192 @ 0xc0 │ │ │ │ - add r8, r7, #80 @ 0x50 │ │ │ │ - add ip, r7, #124 @ 0x7c │ │ │ │ + mov r0, r8 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - mov r7, r3 │ │ │ │ - add r3, sp, #236 @ 0xec │ │ │ │ - mov lr, r3 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - ldm r8!, {r0, r1, r2, r3} │ │ │ │ - stmia r7!, {r0, r1, r2, r3} │ │ │ │ - ldm r8!, {r0, r1, r2, r3} │ │ │ │ - stmia r7!, {r0, r1, r2, r3} │ │ │ │ - ldm r8, {r0, r1, r2} │ │ │ │ - stm r7, {r0, r1, r2} │ │ │ │ - ldm ip!, {r0, r1, r2, r3} │ │ │ │ - stmia lr!, {r0, r1, r2, r3} │ │ │ │ - ldm ip!, {r0, r1, r2, r3} │ │ │ │ - stmia lr!, {r0, r1, r2, r3} │ │ │ │ - ldm ip, {r0, r1, r2} │ │ │ │ - stm lr, {r0, r1, r2} │ │ │ │ + add r5, sp, #184 @ 0xb8 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ + add r6, pc, r6 │ │ │ │ + add r1, r6, #8 │ │ │ │ + bl 22c68 │ │ │ │ + ldr r3, [r6, #120] @ 0x78 │ │ │ │ + add ip, sp, #260 @ 0x104 │ │ │ │ mov r1, #16 │ │ │ │ mov r0, #33 @ 0x21 │ │ │ │ - bl 25460 │ │ │ │ + str r3, [r5, #40] @ 0x28 │ │ │ │ + ldr r3, [r6, #164] @ 0xa4 │ │ │ │ + str r3, [sp, #268] @ 0x10c │ │ │ │ + add r3, sp, #228 @ 0xe4 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + ldrd r2, [r6, #80] @ 0x50 │ │ │ │ + strd r2, [sp, #184] @ 0xb8 │ │ │ │ + ldrd r2, [r6, #88] @ 0x58 │ │ │ │ + strd r2, [r5, #8] │ │ │ │ + ldrd r2, [r6, #96] @ 0x60 │ │ │ │ + strd r2, [r5, #16] │ │ │ │ + ldrd r2, [r6, #104] @ 0x68 │ │ │ │ + strd r2, [r5, #24] │ │ │ │ + ldrd r2, [r6, #112] @ 0x70 │ │ │ │ + strd r2, [r5, #32] │ │ │ │ + ldrd r2, [r6, #124] @ 0x7c │ │ │ │ + strd r2, [sp, #228] @ 0xe4 │ │ │ │ + ldrd r2, [r6, #132] @ 0x84 │ │ │ │ + strd r2, [sp, #236] @ 0xec │ │ │ │ + ldrd r2, [r6, #140] @ 0x8c │ │ │ │ + strd r2, [sp, #244] @ 0xf4 │ │ │ │ + ldrd r2, [r6, #148] @ 0x94 │ │ │ │ + strd r2, [sp, #252] @ 0xfc │ │ │ │ + ldrd r2, [r6, #156] @ 0x9c │ │ │ │ + strd r2, [ip] │ │ │ │ + bl 2538c │ │ │ │ + mov r6, r0 │ │ │ │ mov r1, #4 │ │ │ │ - mov fp, r0 │ │ │ │ mov r0, #18 │ │ │ │ - bl 25460 │ │ │ │ + bl 2538c │ │ │ │ + mov r9, r0 │ │ │ │ mov r1, #4 │ │ │ │ - mov r7, r0 │ │ │ │ - str r0, [sp, #24] │ │ │ │ mov r0, #11 │ │ │ │ - bl 25460 │ │ │ │ - mov lr, #3 │ │ │ │ - add r3, fp, #16 │ │ │ │ - mov r2, r7 │ │ │ │ - add ip, r7, #72 @ 0x48 │ │ │ │ - str r0, [sp, #20] │ │ │ │ - mov r0, r5 │ │ │ │ - ldr r1, [r0], #4 │ │ │ │ - str r2, [r3, #-8] │ │ │ │ + str r9, [sp, #12] │ │ │ │ + bl 2538c │ │ │ │ + mov fp, r0 │ │ │ │ + add r3, r6, #16 │ │ │ │ + add r0, sp, #268 @ 0x10c │ │ │ │ + mov r2, r9 │ │ │ │ + add lr, r9, #72 @ 0x48 │ │ │ │ + mov ip, #3 │ │ │ │ + ldr r1, [r0, #4]! │ │ │ │ + add r3, r3, #16 │ │ │ │ + str ip, [r3, #-28] @ 0xffffffe4 │ │ │ │ + str r2, [r3, #-24] @ 0xffffffe8 │ │ │ │ add r2, r2, #4 │ │ │ │ + cmp r2, lr │ │ │ │ add r1, r1, #1 │ │ │ │ - cmp r2, ip │ │ │ │ - str lr, [r3, #-12] │ │ │ │ - str r1, [r3, #-16] │ │ │ │ + str r1, [r3, #-32] @ 0xffffffe0 │ │ │ │ + bne 42eb4 │ │ │ │ + add r3, r6, #304 @ 0x130 │ │ │ │ + add lr, fp, #44 @ 0x2c │ │ │ │ + mov r2, fp │ │ │ │ + mov r0, r5 │ │ │ │ + mov ip, #0 │ │ │ │ + ldr r1, [r0], #4 │ │ │ │ add r3, r3, #16 │ │ │ │ - bne 41d08 │ │ │ │ - ldr r2, [sp, #20] │ │ │ │ - add r3, fp, #304 @ 0x130 │ │ │ │ - add r0, sp, #188 @ 0xbc │ │ │ │ - add ip, r2, #44 @ 0x2c │ │ │ │ - mov r8, #0 │ │ │ │ - ldr r1, [r0, #4]! │ │ │ │ - str r2, [r3, #-8] │ │ │ │ + str ip, [r3, #-28] @ 0xffffffe4 │ │ │ │ + str r2, [r3, #-24] @ 0xffffffe8 │ │ │ │ add r2, r2, #4 │ │ │ │ + cmp r2, lr │ │ │ │ add r1, r1, #1 │ │ │ │ - cmp r2, ip │ │ │ │ - str r8, [r3, #-12] │ │ │ │ - str r1, [r3, #-16] │ │ │ │ - add r3, r3, #16 │ │ │ │ - bne 41d40 │ │ │ │ - mov r2, #44 @ 0x2c │ │ │ │ - mov r1, #255 @ 0xff │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - bl 24368 │ │ │ │ - ldr r3, [pc, #1252] @ 42260 │ │ │ │ - mov r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [fp, #464] @ 0x1d0 │ │ │ │ - ldr r3, [pc, #1240] @ 42264 │ │ │ │ - mov r0, r6 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [fp, #480] @ 0x1e0 │ │ │ │ - ldr r3, [pc, #1228] @ 42268 │ │ │ │ - mov r1, fp │ │ │ │ + str r1, [r3, #-32] @ 0xffffffe0 │ │ │ │ + bne 42eec │ │ │ │ + ldr r3, [pc, #1328] @ 43448 │ │ │ │ + vmov.i8 q8, #255 @ 0xff │ │ │ │ + mov r9, #3 │ │ │ │ + mov r0, r7 │ │ │ │ + mov r1, r6 │ │ │ │ + str r9, [r6, #468] @ 0x1d4 │ │ │ │ + str ip, [r6, #476] @ 0x1dc │ │ │ │ + vst1.8 {d16-d17}, [fp :64] │ │ │ │ + add r3, pc, r3 │ │ │ │ + vstr d16, [fp, #16] │ │ │ │ + vstr d16, [fp, #24] │ │ │ │ + str r3, [r6, #464] @ 0x1d0 │ │ │ │ + ldr r3, [pc, #1284] @ 4344c │ │ │ │ + vstr d16, [fp, #32] │ │ │ │ + vstr d16, [fp, #36] @ 0x24 │ │ │ │ + str r9, [r6, #484] @ 0x1e4 │ │ │ │ + str ip, [r6, #492] @ 0x1ec │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r6, #480] @ 0x1e0 │ │ │ │ + ldr r3, [pc, #1260] @ 43450 │ │ │ │ + str ip, [r6, #500] @ 0x1f4 │ │ │ │ + str ip, [r6, #508] @ 0x1fc │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [fp, #496] @ 0x1f0 │ │ │ │ - add r3, sp, #44 @ 0x2c │ │ │ │ - str r3, [fp, #472] @ 0x1d8 │ │ │ │ + str r3, [r6, #496] @ 0x1f0 │ │ │ │ + add r3, sp, #36 @ 0x24 │ │ │ │ + str r3, [r6, #472] @ 0x1d8 │ │ │ │ + add r3, sp, #40 @ 0x28 │ │ │ │ + str r3, [r6, #488] @ 0x1e8 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ - str r3, [fp, #488] @ 0x1e8 │ │ │ │ - add r3, sp, #56 @ 0x38 │ │ │ │ - str r3, [fp, #504] @ 0x1f8 │ │ │ │ - str r7, [fp, #468] @ 0x1d4 │ │ │ │ - str r8, [fp, #476] @ 0x1dc │ │ │ │ - str r7, [fp, #484] @ 0x1e4 │ │ │ │ - str r8, [fp, #492] @ 0x1ec │ │ │ │ - str r8, [fp, #500] @ 0x1f4 │ │ │ │ - str r8, [fp, #508] @ 0x1fc │ │ │ │ - bl b2344 │ │ │ │ + str r3, [r6, #504] @ 0x1f8 │ │ │ │ + bl b87d4 │ │ │ │ subs r3, r0, #0 │ │ │ │ - str r3, [sp, #28] │ │ │ │ - bne 41f28 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - str r3, [sp, #28] │ │ │ │ + str r3, [sp, #16] │ │ │ │ + bne 430fc │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 421bc │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - str r3, [sp, #188] @ 0xbc │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - add r9, sp, #176 @ 0xb0 │ │ │ │ - sub r6, r3, #4 │ │ │ │ - add r8, r3, #68 @ 0x44 │ │ │ │ - add sl, sp, #52 @ 0x34 │ │ │ │ - ldr r3, [r6, #4]! │ │ │ │ - str r7, [sp, #52] @ 0x34 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + bne 433a4 │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + add r2, sp, #44 @ 0x2c │ │ │ │ + str r6, [sp, #24] │ │ │ │ + str fp, [sp, #28] │ │ │ │ + mov fp, r2 │ │ │ │ + str r3, [sp, #180] @ 0xb4 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + sub r7, r3, #4 │ │ │ │ + add sl, r3, #68 @ 0x44 │ │ │ │ + add r3, sp, #168 @ 0xa8 │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r3, [r7, #4]! │ │ │ │ + str r9, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ - beq 41e58 │ │ │ │ - ldr r2, [pc, #1092] @ 4226c │ │ │ │ - str r3, [sp, #184] @ 0xb8 │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r3, [pc, #1084] @ 42270 │ │ │ │ - str r1, [sp, #180] @ 0xb4 │ │ │ │ - ldr r2, [r4, r2] │ │ │ │ - str r2, [sp, #12] │ │ │ │ + beq 4301c │ │ │ │ + str r3, [sp, #176] @ 0xb0 │ │ │ │ + mov r2, fp │ │ │ │ + ldr r3, [r8] │ │ │ │ + str r3, [sp, #172] @ 0xac │ │ │ │ + ldr r3, [pc, #1112] @ 43454 │ │ │ │ + ldr r3, [r4, r3] │ │ │ │ + mov r1, r3 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r3, [pc, #1100] @ 43458 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - mov r1, r2 │ │ │ │ mov r0, r3 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - mov r2, sl │ │ │ │ - mov r3, r9 │ │ │ │ - bl 250d0 │ │ │ │ - cmp r6, r8 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bne 41e10 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + mov r3, r6 │ │ │ │ + bl 24ffc │ │ │ │ + cmp r7, sl │ │ │ │ + add r8, r8, #4 │ │ │ │ + bne 42fd4 │ │ │ │ mov r3, #0 │ │ │ │ - str r3, [sp, #184] @ 0xb8 │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - ldrd r6, [sp, #32] │ │ │ │ - sub r5, r3, #4 │ │ │ │ - add r8, r3, #40 @ 0x28 │ │ │ │ - add r3, sp, #52 @ 0x34 │ │ │ │ - str fp, [sp, #16] │ │ │ │ - mov r9, #2 │ │ │ │ - add sl, sp, #176 @ 0xb0 │ │ │ │ - mov fp, r3 │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ + add r2, sp, #44 @ 0x2c │ │ │ │ + ldr r8, [sp, #20] │ │ │ │ + mov sl, #2 │ │ │ │ + ldr r6, [sp, #24] │ │ │ │ + ldr fp, [sp, #28] │ │ │ │ + str r3, [sp, #176] @ 0xb0 │ │ │ │ + add r3, sp, #168 @ 0xa8 │ │ │ │ + str r6, [sp, #20] │ │ │ │ + mov r6, r3 │ │ │ │ + sub r7, fp, #4 │ │ │ │ + add r9, fp, #40 @ 0x28 │ │ │ │ + str fp, [sp, #24] │ │ │ │ + mov fp, r2 │ │ │ │ + ldr r3, [r7, #4]! │ │ │ │ cmn r3, #1 │ │ │ │ - beq 41edc │ │ │ │ + beq 430ac │ │ │ │ cmp r3, #0 │ │ │ │ - ldrne r3, [r7] │ │ │ │ - ldreq r3, [r6] │ │ │ │ - str r3, [sp, #180] @ 0xb4 │ │ │ │ - ldr r3, [pc, #952] @ 4226c │ │ │ │ - str r9, [sp, #52] @ 0x34 │ │ │ │ + str sl, [sp, #44] @ 0x2c │ │ │ │ + mov r2, fp │ │ │ │ + ldrne r3, [r5] │ │ │ │ + ldreq r3, [r8] │ │ │ │ + str r3, [sp, #172] @ 0xac │ │ │ │ + ldr r3, [pc, #968] @ 43454 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ - ldr r3, [pc, #936] @ 42270 │ │ │ │ - mov r2, fp │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r3, [pc, #956] @ 43458 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - mov r3, sl │ │ │ │ - bl 250d0 │ │ │ │ - cmp r5, r8 │ │ │ │ - add r7, r7, #4 │ │ │ │ - add r6, r6, #4 │ │ │ │ - bne 41e90 │ │ │ │ - ldr r0, [sp, #44] @ 0x2c │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ + str r3, [sp, #8] │ │ │ │ + mov r3, r6 │ │ │ │ + bl 24ffc │ │ │ │ + cmp r7, r9 │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r8, r8, #4 │ │ │ │ + bne 43060 │ │ │ │ + ldr r6, [sp, #20] │ │ │ │ + ldr r0, [sp, #36] @ 0x24 │ │ │ │ + ldr fp, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 41f0c │ │ │ │ - bl 41954 │ │ │ │ - ldr r3, [pc, #876] @ 42274 │ │ │ │ + beq 430e0 │ │ │ │ + bl 42abc │ │ │ │ + ldr r3, [pc, #896] @ 4345c │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r3, #4] │ │ │ │ - ldr r0, [sp, #48] @ 0x30 │ │ │ │ + ldr r0, [sp, #40] @ 0x28 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 41f28 │ │ │ │ - bl 41954 │ │ │ │ - ldr r3, [pc, #852] @ 42278 │ │ │ │ + beq 430fc │ │ │ │ + bl 42abc │ │ │ │ + ldr r3, [pc, #872] @ 43460 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r3] │ │ │ │ mov r7, #0 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 24bb8 │ │ │ │ mov r0, fp │ │ │ │ - bl 24c8c │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - bl 24c8c │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ + bl 24bb8 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 41f68 │ │ │ │ + beq 4313c │ │ │ │ sub r5, r3, #4 │ │ │ │ add r6, r3, #68 @ 0x44 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ cmp r6, r5 │ │ │ │ - bne 41f50 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - bl 24c8c │ │ │ │ - ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 24c8c │ │ │ │ - ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 24c8c │ │ │ │ + bne 43124 │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ + bl 24bb8 │ │ │ │ + ldr r0, [sp, #36] @ 0x24 │ │ │ │ + bl 24bb8 │ │ │ │ + ldr r0, [sp, #40] @ 0x28 │ │ │ │ + bl 24bb8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 24c8c │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ + bl 24bb8 │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 42178 │ │ │ │ - ldr r3, [pc, #744] @ 4227c │ │ │ │ + bne 43360 │ │ │ │ + ldr r3, [pc, #764] @ 43464 │ │ │ │ ldr r5, [r4, r3] │ │ │ │ mov r0, r5 │ │ │ │ - bl 22cf4 │ │ │ │ + bl 22c50 │ │ │ │ subs r1, r0, #0 │ │ │ │ - beq 420c8 │ │ │ │ + beq 432b0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 23534 │ │ │ │ - ldr r3, [pc, #700] @ 42270 │ │ │ │ - ldr r5, [pc, #712] @ 42280 │ │ │ │ + bl 23478 │ │ │ │ + ldr r3, [pc, #720] @ 43458 │ │ │ │ + ldr r5, [pc, #732] @ 43468 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - str r3, [sp, #12] │ │ │ │ - mov r0, r3 │ │ │ │ - bl 218fc │ │ │ │ add r5, pc, r5 │ │ │ │ + mov r0, r3 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + bl 21864 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r5] │ │ │ │ - beq 421a4 │ │ │ │ + beq 4338c │ │ │ │ mov r1, #0 │ │ │ │ - bl 23138 │ │ │ │ + bl 23088 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 42180 │ │ │ │ - ldr r1, [pc, #664] @ 42284 │ │ │ │ + beq 43368 │ │ │ │ + ldr r1, [pc, #684] @ 4346c │ │ │ │ ldr r0, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 23720 │ │ │ │ + bl 23658 │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 225e0 │ │ │ │ - bl 248fc │ │ │ │ + bl 2253c │ │ │ │ + bl 24828 │ │ │ │ ldr r3, [r5] │ │ │ │ - ldr r1, [pc, #636] @ 42288 │ │ │ │ + ldr r1, [pc, #656] @ 43470 │ │ │ │ ldr r3, [r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ str r0, [r5, #1124] @ 0x464 │ │ │ │ + add r1, pc, r1 │ │ │ │ ldr r5, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 21800 │ │ │ │ + bl 21768 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 420ac │ │ │ │ - ldr r3, [pc, #604] @ 4228c │ │ │ │ - ldr r1, [pc, #604] @ 42290 │ │ │ │ + beq 43294 │ │ │ │ + ldr r3, [pc, #624] @ 43474 │ │ │ │ + ldr r1, [pc, #624] @ 43478 │ │ │ │ + ldr r0, [pc, #624] @ 4347c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #600] @ 42294 │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 25058 │ │ │ │ - ldr r1, [pc, #584] @ 42298 │ │ │ │ + ldr r2, [r3] │ │ │ │ + bl 24f84 │ │ │ │ + ldr r1, [pc, #604] @ 43480 │ │ │ │ mov r0, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 232c4 <__printf_chk@plt> │ │ │ │ - ldr r3, [pc, #572] @ 4229c │ │ │ │ + bl 23208 <__printf_chk@plt> │ │ │ │ + ldr r3, [pc, #592] @ 43484 │ │ │ │ mov r2, #0 │ │ │ │ + mov r0, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #1104 @ 0x450 │ │ │ │ - mov r0, r2 │ │ │ │ - strh r2, [r1] │ │ │ │ strb r2, [r3, #24] │ │ │ │ - strb r2, [r3, #1106] @ 0x452 │ │ │ │ str r2, [r3, #536] @ 0x218 │ │ │ │ str r2, [r3, #540] @ 0x21c │ │ │ │ - ldr r2, [pc, #536] @ 422a0 │ │ │ │ - ldr r3, [pc, #456] @ 42254 │ │ │ │ + strb r2, [r3, #1106] @ 0x452 │ │ │ │ + strh r2, [r1] │ │ │ │ + ldr r2, [pc, #556] @ 43488 │ │ │ │ + ldr r3, [pc, #476] @ 4343c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ - ldr r3, [sp, #364] @ 0x16c │ │ │ │ + ldr r3, [sp, #356] @ 0x164 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 4224c │ │ │ │ - add sp, sp, #372 @ 0x174 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #496] @ 422a4 │ │ │ │ + bne 43434 │ │ │ │ + add sp, sp, #364 @ 0x16c │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r1, [pc, #496] @ 4348c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 21800 │ │ │ │ + bl 21768 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 42028 │ │ │ │ - b 42058 │ │ │ │ - add r1, sp, #56 @ 0x38 │ │ │ │ + bne 431fc │ │ │ │ + b 4322c │ │ │ │ + add r1, sp, #48 @ 0x30 │ │ │ │ mov r0, #2 │ │ │ │ - bl 23270 <__fstat64_time64@plt> │ │ │ │ + bl 231c0 <__fstat64_time64@plt> │ │ │ │ cmn r0, #1 │ │ │ │ - beq 42120 │ │ │ │ - ldr r3, [pc, #452] @ 422a8 │ │ │ │ - ldrb r2, [sp, #88] @ 0x58 │ │ │ │ - add r6, sp, #352 @ 0x160 │ │ │ │ - add r3, pc, r3 │ │ │ │ + beq 43308 │ │ │ │ + ldrb r2, [sp, #80] @ 0x50 │ │ │ │ + add r6, sp, #344 @ 0x158 │ │ │ │ mov r1, #1 │ │ │ │ - str r2, [sp] │ │ │ │ mov r0, r6 │ │ │ │ + ldr r3, [pc, #436] @ 43490 │ │ │ │ + str r2, [sp] │ │ │ │ mov r2, #12 │ │ │ │ - bl 21bf0 <__sprintf_chk@plt> │ │ │ │ - ldr r1, [pc, #420] @ 422ac │ │ │ │ + add r3, pc, r3 │ │ │ │ + bl 21b58 <__sprintf_chk@plt> │ │ │ │ + ldr r1, [pc, #420] @ 43494 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 2372c │ │ │ │ + bl 23664 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 42124 │ │ │ │ - bl 2294c │ │ │ │ - b 41fac │ │ │ │ - add r6, sp, #352 @ 0x160 │ │ │ │ - ldr r3, [pc, #352] @ 4228c │ │ │ │ - ldr r2, [pc, #384] @ 422b0 │ │ │ │ - ldr r1, [r4, r3] │ │ │ │ - add r2, pc, r2 │ │ │ │ + beq 4330c │ │ │ │ + bl 228a8 │ │ │ │ + b 43180 │ │ │ │ + add r6, sp, #344 @ 0x158 │ │ │ │ + ldr r1, [pc, #352] @ 43474 │ │ │ │ mov r3, r6 │ │ │ │ + ldr r2, [pc, #380] @ 43498 │ │ │ │ + ldr r1, [r4, r1] │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r0, [r1] │ │ │ │ mov r1, #1 │ │ │ │ - bl 2441c <__fprintf_chk@plt> │ │ │ │ - ldr r1, [pc, #360] @ 422b4 │ │ │ │ + bl 24354 <__fprintf_chk@plt> │ │ │ │ + ldr r1, [pc, #360] @ 4349c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 2339c │ │ │ │ - ldr r1, [pc, #348] @ 422b8 │ │ │ │ + bl 232e0 │ │ │ │ + ldr r1, [pc, #348] @ 434a0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 23534 │ │ │ │ - ldr r1, [pc, #336] @ 422bc │ │ │ │ + bl 23478 │ │ │ │ + ldr r1, [pc, #336] @ 434a4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 23534 │ │ │ │ - b 41fac │ │ │ │ + bl 23478 │ │ │ │ + b 43180 │ │ │ │ mov r0, #38 @ 0x26 │ │ │ │ - b 42080 │ │ │ │ - ldr r2, [pc, #312] @ 422c0 │ │ │ │ + b 43254 │ │ │ │ + ldr r2, [pc, #312] @ 434a8 │ │ │ │ mov r0, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 22808 │ │ │ │ + bl 22764 │ │ │ │ mvn r0, #0 │ │ │ │ - b 42080 │ │ │ │ - ldr r2, [pc, #280] @ 422c4 │ │ │ │ + b 43254 │ │ │ │ + ldr r2, [pc, #280] @ 434ac │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 4219c │ │ │ │ - ldr r3, [pc, #260] @ 422c8 │ │ │ │ - mov r8, #32 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 43384 │ │ │ │ + ldr r3, [pc, #260] @ 434b0 │ │ │ │ + mov r9, #32 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 21f74 │ │ │ │ + bl 21edc │ │ │ │ mov r7, r0 │ │ │ │ sub r5, r0, #1 │ │ │ │ - rsb r6, r0, #1 │ │ │ │ - b 421ec │ │ │ │ + rsb r8, r0, #1 │ │ │ │ + b 433d4 │ │ │ │ ldrb r3, [r5, #1]! │ │ │ │ cmp r3, #45 @ 0x2d │ │ │ │ - strbeq r8, [r5] │ │ │ │ + strbeq r9, [r5] │ │ │ │ mov r0, r7 │ │ │ │ - bl 240d4 │ │ │ │ - add r3, r6, r5 │ │ │ │ + bl 2400c │ │ │ │ + add r3, r8, r5 │ │ │ │ cmp r3, r0 │ │ │ │ - blt 421e0 │ │ │ │ - ldr r2, [pc, #196] @ 422cc │ │ │ │ + blt 433c8 │ │ │ │ + ldr r2, [pc, #196] @ 434b4 │ │ │ │ mov r1, #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #180] @ 422d0 │ │ │ │ - mov r3, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r2, [pc, #180] @ 434b8 │ │ │ │ + mov r3, r7 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #160] @ 422d4 │ │ │ │ - mov r1, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r2, [pc, #160] @ 434bc │ │ │ │ + mov r1, #4 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mvn r3, #0 │ │ │ │ - str r3, [sp, #28] │ │ │ │ - b 41f2c │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq ip, pc, r8, lsr #13 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq ip, pc, r8, lsl #13 │ │ │ │ - eoreq lr, pc, r0, asr #19 │ │ │ │ - @ instruction: 0x0018b6d0 │ │ │ │ - andseq fp, r8, ip, asr #13 │ │ │ │ - andseq fp, r9, ip, asr #1 │ │ │ │ - andeq r1, r0, r0, lsr fp │ │ │ │ - andeq r1, r0, r4, ror r9 │ │ │ │ - eoreq lr, pc, r4, lsl #14 │ │ │ │ - eoreq lr, pc, r8, ror #13 │ │ │ │ - ldrdeq r1, [r0], -r8 │ │ │ │ - eorseq r7, r0, ip, asr r0 │ │ │ │ - @ instruction: 0xfffffa9c │ │ │ │ - @ instruction: 0x0018b3fc │ │ │ │ - andeq r1, r0, r4, lsl r7 │ │ │ │ - andseq r0, sl, r8 │ │ │ │ - andseq fp, r8, r8, lsr #12 │ │ │ │ - andseq fp, r8, r4, lsr #12 │ │ │ │ - eorseq r6, r0, r0, asr #31 │ │ │ │ - eoreq ip, pc, r8, lsr r2 @ │ │ │ │ - andseq fp, r8, ip, asr r3 │ │ │ │ - andseq fp, r8, r4, lsr r5 │ │ │ │ - andseq fp, r8, r4, lsr #10 │ │ │ │ - mulseq r8, r4, r4 │ │ │ │ - @ instruction: 0x0018b4bc │ │ │ │ - @ instruction: 0x0018b4b4 │ │ │ │ - andseq fp, r8, ip, lsr #9 │ │ │ │ - andseq fp, r8, r4, asr #9 │ │ │ │ - andseq fp, r8, r4, lsl #9 │ │ │ │ - andeq r1, r0, r0, ror sl │ │ │ │ - andseq fp, r8, ip, asr r2 │ │ │ │ - andseq fp, r8, r0, ror r2 │ │ │ │ - andseq fp, r8, r0, ror #4 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + b 43100 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eorseq fp, r1, ip, lsl r5 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq fp, r1, r4, lsl r5 │ │ │ │ + eorseq sp, r1, r4, lsl r8 │ │ │ │ + andseq ip, r9, ip, ror #14 │ │ │ │ + andseq ip, r9, r4, asr r7 │ │ │ │ + andseq ip, sl, r0, asr r1 │ │ │ │ + andeq r1, r0, ip, lsl fp │ │ │ │ + andeq r1, r0, r0, ror #18 │ │ │ │ + eorseq sp, r1, r0, lsr r5 │ │ │ │ + eorseq sp, r1, r4, lsl r5 │ │ │ │ + andeq r1, r0, r4, asr #11 │ │ │ │ + mlaseq r2, r4, lr, r5 │ │ │ │ + @ instruction: 0xfffffa3c │ │ │ │ + andseq ip, r9, r4, ror r4 │ │ │ │ + andeq r1, r0, r0, lsl #14 │ │ │ │ + andseq r1, fp, r4, lsl #1 │ │ │ │ + andseq ip, r9, r8, lsr #13 │ │ │ │ + andseq ip, r9, r0, lsr #13 │ │ │ │ + eorseq r5, r2, r8, ror #27 │ │ │ │ + eorseq fp, r1, r4, ror r0 │ │ │ │ + andseq ip, r9, r4, asr #7 │ │ │ │ + andseq ip, r9, ip, lsl #11 │ │ │ │ + andseq ip, r9, ip, lsl #11 │ │ │ │ + @ instruction: 0x0019c4f8 │ │ │ │ + andseq ip, r9, r4, lsr #10 │ │ │ │ + andseq ip, r9, ip, lsl r5 │ │ │ │ + andseq ip, r9, r4, lsl r5 │ │ │ │ + andseq ip, r9, r8, lsr #10 │ │ │ │ + andseq ip, r9, r8, ror #9 │ │ │ │ + andeq r1, r0, ip, asr sl │ │ │ │ + andseq ip, r9, r0, asr #5 │ │ │ │ + @ instruction: 0x0019c2d0 │ │ │ │ + andseq ip, r9, r4, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r2, r3} │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #3544] @ 0xdd8 │ │ │ │ - ldr r7, [pc, #348] @ 42450 │ │ │ │ - ldr r2, [pc, #348] @ 42454 │ │ │ │ - ldr r3, [pc, #348] @ 42458 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - add r8, r7, #24 │ │ │ │ + ldr r2, [pc, #364] @ 43654 │ │ │ │ sub sp, sp, #528 @ 0x210 │ │ │ │ mov r5, r0 │ │ │ │ - mov r0, r8 │ │ │ │ + ldr r3, [pc, #356] @ 43658 │ │ │ │ + ldr r8, [pc, #356] @ 4365c │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r7, r8, #24 │ │ │ │ + mov r0, r7 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #524] @ 0x20c │ │ │ │ mov r3, #0 │ │ │ │ - bl 240d4 │ │ │ │ - ldr r6, [sp, #552] @ 0x228 │ │ │ │ - mov r2, #512 @ 0x200 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, sp, #12 │ │ │ │ + bl 2400c │ │ │ │ + ldr r4, [sp, #552] @ 0x228 │ │ │ │ + add r2, sp, #556 @ 0x22c │ │ │ │ + mov r6, r0 │ │ │ │ mov r1, #1 │ │ │ │ - mov r4, r0 │ │ │ │ - add r0, sp, #556 @ 0x22c │ │ │ │ - str r0, [sp] │ │ │ │ - str r0, [sp, #8] │ │ │ │ - mov r0, r6 │ │ │ │ - bl 21b9c <__vsprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #260] @ 4245c │ │ │ │ + str r2, [sp] │ │ │ │ + str r2, [sp, #8] │ │ │ │ + mov r2, #512 @ 0x200 │ │ │ │ + mov r3, r4 │ │ │ │ + add r4, sp, #12 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 21b04 <__vsprintf_chk@plt> │ │ │ │ + ldr r3, [pc, #276] @ 43660 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ - add r3, pc, r3 │ │ │ │ mov r1, #1 │ │ │ │ - mov r0, r8 │ │ │ │ - str r6, [sp] │ │ │ │ - bl 21bf0 <__sprintf_chk@plt> │ │ │ │ - mov r0, r8 │ │ │ │ - bl 240d4 │ │ │ │ - cmp r4, r0 │ │ │ │ - bhi 42400 │ │ │ │ - ldr r4, [pc, #220] @ 42460 │ │ │ │ + mov r0, r7 │ │ │ │ + str r4, [sp] │ │ │ │ + add r3, pc, r3 │ │ │ │ + bl 21b58 <__sprintf_chk@plt> │ │ │ │ + mov r0, r7 │ │ │ │ + bl 2400c │ │ │ │ + cmp r6, r0 │ │ │ │ + bhi 43604 │ │ │ │ + ldr r4, [pc, #236] @ 43664 │ │ │ │ mov r3, #1 │ │ │ │ - add r4, pc, r4 │ │ │ │ mov r0, #0 │ │ │ │ + add r4, pc, r4 │ │ │ │ str r3, [r4, #12] │ │ │ │ - bl 23be8 <__time64@plt> │ │ │ │ + bl 23b20 <__time64@plt> │ │ │ │ adds r3, r5, r0 │ │ │ │ - adc r1, r1, r5, asr #31 │ │ │ │ add r0, r4, #24 │ │ │ │ + adc r1, r1, r5, asr #31 │ │ │ │ str r3, [r4, #16] │ │ │ │ str r1, [r4, #20] │ │ │ │ - bl 240d4 │ │ │ │ + bl 2400c │ │ │ │ ldr r3, [r4] │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [r3, #56] @ 0x38 │ │ │ │ + lsr r0, r0, #1 │ │ │ │ strb r2, [r4, #544] @ 0x220 │ │ │ │ - add r3, r3, r3, lsr #31 │ │ │ │ - ldr r2, [pc, #156] @ 42464 │ │ │ │ + ldr r2, [pc, #176] @ 43668 │ │ │ │ + ldr r3, [r3, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ - lsr r0, r0, #1 │ │ │ │ + add r3, r3, r3, lsr #31 │ │ │ │ rsb r0, r0, r3, asr #1 │ │ │ │ - ldr r3, [pc, #128] @ 42458 │ │ │ │ + ldr r3, [pc, #140] @ 43658 │ │ │ │ str r0, [r4, #540] @ 0x21c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #524] @ 0x20c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 4244c │ │ │ │ + bne 43650 │ │ │ │ add sp, sp, #528 @ 0x210 │ │ │ │ - pop {r4, r5, r6, r7, r8, lr} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + ldr lr, [sp, #20] │ │ │ │ + add sp, sp, #24 │ │ │ │ add sp, sp, #8 │ │ │ │ bx lr │ │ │ │ - ldr r2, [r7] │ │ │ │ - ldr r8, [r7, #536] @ 0x218 │ │ │ │ - ldr r6, [r7, #540] @ 0x21c │ │ │ │ - ldr r3, [r2, #56] @ 0x38 │ │ │ │ - ldr r0, [r2, #164] @ 0xa4 │ │ │ │ - mla r3, r3, r8, r6 │ │ │ │ - mov r2, r4 │ │ │ │ - add r0, r0, r3 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r2, r6 │ │ │ │ mov r1, #32 │ │ │ │ - bl 24368 │ │ │ │ - ldr r3, [r7] │ │ │ │ + ldr r7, [r8, #536] @ 0x218 │ │ │ │ + ldr r4, [r8, #540] @ 0x21c │ │ │ │ + ldr r3, [r0, #56] @ 0x38 │ │ │ │ + ldr r0, [r0, #164] @ 0xa4 │ │ │ │ + mla r3, r3, r7, r4 │ │ │ │ + add r0, r0, r3 │ │ │ │ + bl 242a0 │ │ │ │ + ldr r3, [r8] │ │ │ │ + mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ - mov r2, r4 │ │ │ │ - mla r6, r0, r8, r6 │ │ │ │ + mla r4, r0, r7, r4 │ │ │ │ ldr r0, [r3, #168] @ 0xa8 │ │ │ │ - add r0, r0, r6 │ │ │ │ - bl 24368 │ │ │ │ - b 4237c │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eorseq r6, r0, r4, lsr #26 │ │ │ │ - eoreq fp, pc, r8, asr #31 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - andseq fp, r8, r4, lsr #6 │ │ │ │ - mlaseq r0, ip, ip, r6 │ │ │ │ - strdeq fp, [pc], -ip @ │ │ │ │ + add r0, r0, r4 │ │ │ │ + bl 242a0 │ │ │ │ + b 43570 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + ldrsbteq sl, [r1], -ip │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq r5, r2, r4, lsr #22 │ │ │ │ + andseq ip, r9, r4, ror r3 │ │ │ │ + eorseq r5, r2, r4, lsr #21 │ │ │ │ + eorseq sl, r1, r8, lsl sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ + strd r4, [sp, #-20]! @ 0xffffffec │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str lr, [sp, #16] │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r6, [pc, #404] @ 42614 │ │ │ │ - ldr r3, [pc, #404] @ 42618 │ │ │ │ + ldr r6, [pc, #420] @ 43830 │ │ │ │ + sub sp, sp, #12 │ │ │ │ + ldr r3, [pc, #416] @ 43834 │ │ │ │ + ldr r4, [pc, #416] @ 43838 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r6, r3] │ │ │ │ - ldr r4, [pc, #396] @ 4261c │ │ │ │ - ldr r5, [r7] │ │ │ │ add r4, pc, r4 │ │ │ │ + ldr ip, [r4] │ │ │ │ + ldr r5, [r7] │ │ │ │ cmn r5, #1 │ │ │ │ - ldr r0, [r4] │ │ │ │ - sub sp, sp, #12 │ │ │ │ - bne 424fc │ │ │ │ - ldr r3, [pc, #372] @ 42620 │ │ │ │ - ldr r2, [pc, #372] @ 42624 │ │ │ │ + bne 43714 │ │ │ │ + ldr r3, [pc, #388] @ 4383c │ │ │ │ + ldr r2, [pc, #388] @ 43840 │ │ │ │ + ldrd r0, [ip, #56] @ 0x38 │ │ │ │ ldr r4, [r6, r3] │ │ │ │ mov r3, #0 │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r6, [r4] │ │ │ │ - ldrd r0, [r0, #56] @ 0x38 │ │ │ │ str r3, [r4] │ │ │ │ - add r2, pc, r2 │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - bl 1671d0 │ │ │ │ - ldr r3, [pc, #336] @ 42628 │ │ │ │ - ldr r2, [pc, #336] @ 4262c │ │ │ │ + bl 17568c │ │ │ │ + ldr r3, [pc, #352] @ 43844 │ │ │ │ + ldr r2, [pc, #352] @ 43848 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ add r2, pc, r2 │ │ │ │ ldrd r0, [r3, #56] @ 0x38 │ │ │ │ - bl 1673ac │ │ │ │ + bl 175890 │ │ │ │ str r6, [r4] │ │ │ │ str r5, [r7] │ │ │ │ add sp, sp, #12 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ - vldr s14, [r0, #56] @ 0x38 │ │ │ │ - vldr s13, [pc, #264] @ 42610 │ │ │ │ - ldr r3, [pc, #292] @ 42630 │ │ │ │ - vcvt.f32.s32 s14, s14 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + add sp, sp, #16 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r3, [pc, #304] @ 4384c │ │ │ │ + vldr s14, [ip, #56] @ 0x38 │ │ │ │ + vldr s13, [pc, #264] @ 4382c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r2, [pc, #284] @ 42634 │ │ │ │ + vcvt.f32.s32 s14, s14 │ │ │ │ + ldr r2, [pc, #288] @ 43850 │ │ │ │ + ldr r1, [pc, #288] @ 43854 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r2, [r6, r2] │ │ │ │ vdiv.f32 s15, s14, s13 │ │ │ │ + ldr r2, [r6, r2] │ │ │ │ + add r1, pc, r1 │ │ │ │ vmov s14, r3 │ │ │ │ - ldr r1, [pc, #268] @ 42638 │ │ │ │ str r3, [sp] │ │ │ │ - vcvt.f32.s32 s14, s14 │ │ │ │ ldr r3, [r2, r5, lsl #2] │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #252] @ 4263c │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, #1 │ │ │ │ + ldr r2, [pc, #252] @ 43858 │ │ │ │ mov r0, r1 │ │ │ │ + vcvt.f32.s32 s14, s14 │ │ │ │ add r2, pc, r2 │ │ │ │ vmul.f32 s15, s15, s14 │ │ │ │ vcvt.s32.f32 s15, s15 │ │ │ │ vmov r5, s15 │ │ │ │ - bl 422d8 │ │ │ │ - ldr r0, [r4] │ │ │ │ + bl 434c0 │ │ │ │ + ldr ip, [r4] │ │ │ │ mov r2, #124 @ 0x7c │ │ │ │ - ldr r3, [r0, #56] @ 0x38 │ │ │ │ strb r2, [r4, #544] @ 0x220 │ │ │ │ + ldr r3, [ip, #56] @ 0x38 │ │ │ │ add r3, r4, r3 │ │ │ │ strb r2, [r3, #543] @ 0x21f │ │ │ │ - ldr r1, [r0, #56] @ 0x38 │ │ │ │ + ldr r1, [ip, #56] @ 0x38 │ │ │ │ cmp r1, #0 │ │ │ │ - ble 42600 │ │ │ │ - add r2, r4, #544 @ 0x220 │ │ │ │ + ble 4381c │ │ │ │ + add r2, r4, #540 @ 0x21c │ │ │ │ mov r3, #0 │ │ │ │ + add r2, r2, #3 │ │ │ │ cmp r3, r5 │ │ │ │ + add r3, r3, #1 │ │ │ │ movne r1, #45 @ 0x2d │ │ │ │ moveq r1, #35 @ 0x23 │ │ │ │ - strb r1, [r2], #1 │ │ │ │ - ldr r1, [r0, #56] @ 0x38 │ │ │ │ - add r3, r3, #1 │ │ │ │ + strb r1, [r2, #1]! │ │ │ │ + ldr r1, [ip, #56] @ 0x38 │ │ │ │ cmp r3, r1 │ │ │ │ - blt 42588 │ │ │ │ + blt 437a4 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 425c0 │ │ │ │ - ldr r3, [pc, #136] @ 42640 │ │ │ │ + beq 437dc │ │ │ │ + ldr r3, [pc, #136] @ 4385c │ │ │ │ mov r2, #124 @ 0x7c │ │ │ │ add r3, pc, r3 │ │ │ │ strb r2, [r3, #544] @ 0x220 │ │ │ │ sub r2, r1, #1 │ │ │ │ cmp r5, r2 │ │ │ │ - beq 425e4 │ │ │ │ - ldr r3, [pc, #112] @ 42644 │ │ │ │ + beq 43800 │ │ │ │ + ldr r3, [pc, #112] @ 43860 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r2 │ │ │ │ mov r2, #124 @ 0x7c │ │ │ │ strb r2, [r3, #544] @ 0x220 │ │ │ │ - ldr r1, [r0, #56] @ 0x38 │ │ │ │ - ldr r3, [pc, #92] @ 42648 │ │ │ │ + ldr r1, [ip, #56] @ 0x38 │ │ │ │ mov r2, #0 │ │ │ │ + ldr r3, [pc, #88] @ 43864 │ │ │ │ + ldr r5, [r7] │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r1 │ │ │ │ - ldr r5, [r7] │ │ │ │ strb r2, [r3, #544] @ 0x220 │ │ │ │ - b 424a4 │ │ │ │ + b 436b0 │ │ │ │ cmp r5, #0 │ │ │ │ subeq r2, r1, #1 │ │ │ │ - beq 425cc │ │ │ │ - b 425b0 │ │ │ │ + beq 437e8 │ │ │ │ + b 437cc │ │ │ │ cmnmi pc, #0 │ │ │ │ - eoreq fp, pc, r0, asr #28 │ │ │ │ - andeq r1, r0, ip, ror #21 │ │ │ │ - mlaseq r0, r0, fp, r6 │ │ │ │ - strdeq r1, [r0], -ip │ │ │ │ - @ instruction: 0xffffeb98 │ │ │ │ - eorseq r6, r0, r8, asr #22 │ │ │ │ - @ instruction: 0xffffe95c │ │ │ │ - andeq r1, r0, ip, lsr #18 │ │ │ │ - andeq r1, r0, r8, lsr #13 │ │ │ │ - andseq r9, r8, r8, lsl lr │ │ │ │ - andseq fp, r8, r4, asr #2 │ │ │ │ - eorseq r6, r0, r8, ror #20 │ │ │ │ - eorseq r6, r0, r0, asr sl │ │ │ │ - eorseq r6, r0, r4, lsr sl │ │ │ │ + eorseq sl, r1, ip, lsr ip │ │ │ │ + ldrdeq r1, [r0], -r8 │ │ │ │ + eorseq r5, r2, r4, lsl #19 │ │ │ │ + andeq r1, r0, r8, ror #13 │ │ │ │ + @ instruction: 0xffffeacc │ │ │ │ + eorseq r5, r2, ip, lsr r9 │ │ │ │ + @ instruction: 0xffffe854 │ │ │ │ + andeq r1, r0, r8, lsl r9 │ │ │ │ + muleq r0, r4, r6 │ │ │ │ + andseq sl, r9, r0, ror #28 │ │ │ │ + andseq ip, r9, ip, ror r1 │ │ │ │ + eorseq r5, r2, ip, asr #16 │ │ │ │ + eorseq r5, r2, r4, lsr r8 │ │ │ │ + eorseq r5, r2, r4, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + strd r4, [sp, #-32]! @ 0xffffffe0 │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + str sl, [sp, #24] │ │ │ │ + str lr, [sp, #28] │ │ │ │ + vpush {d8-d9} │ │ │ │ sub ip, sp, ip │ │ │ │ - str r0, [ip, #4064] @ 0xfe0 │ │ │ │ + str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r2 │ │ │ │ - mov r5, r0 │ │ │ │ mov r7, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - bl 3ea1c │ │ │ │ + ldr r8, [pc, #508] @ 43a98 │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r0 │ │ │ │ + bl 3f920 │ │ │ │ mov r0, r4 │ │ │ │ - ldr r4, [pc, #444] @ 42838 │ │ │ │ + ldr r4, [pc, #492] @ 43a9c │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ea30 │ │ │ │ + bl 3f934 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + add r8, pc, r8 │ │ │ │ add r4, pc, r4 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r8, [pc, #428] @ 4283c │ │ │ │ - str r5, [r4, #1064] @ 0x428 │ │ │ │ + str r6, [r4, #1064] @ 0x428 │ │ │ │ + str r5, [r4, #1076] @ 0x434 │ │ │ │ str r3, [r4, #1128] @ 0x468 │ │ │ │ - str r6, [r4, #1076] @ 0x434 │ │ │ │ - bl 41a90 │ │ │ │ - ldr r3, [pc, #412] @ 42840 │ │ │ │ - add r8, pc, r8 │ │ │ │ + bl 42c04 │ │ │ │ + ldr r3, [pc, #456] @ 43aa0 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r5, [r8, r3] │ │ │ │ cmp r2, #0 │ │ │ │ ldr r3, [r5] │ │ │ │ streq r3, [r4, #4] │ │ │ │ - beq 4273c │ │ │ │ + beq 43984 │ │ │ │ cmp r2, r3 │ │ │ │ - beq 4273c │ │ │ │ - ldr r2, [pc, #376] @ 42844 │ │ │ │ - ldr r4, [pc, #376] @ 42848 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r4, pc, r4 │ │ │ │ + beq 43984 │ │ │ │ + ldr r2, [pc, #424] @ 43aa4 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, #5 │ │ │ │ - bl 422d8 │ │ │ │ + ldr r4, [pc, #416] @ 43aa8 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl 434c0 │ │ │ │ + add r4, pc, r4 │ │ │ │ + ldr r2, [pc, #404] @ 43aac │ │ │ │ + mov r1, #6 │ │ │ │ + mov r0, #3 │ │ │ │ ldr r3, [r4] │ │ │ │ - ldr r2, [pc, #352] @ 4284c │ │ │ │ - ldr r3, [r3] │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r3, [r3] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ + bl b155c │ │ │ │ + ldr r3, [r4] │ │ │ │ mov r1, #6 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r3, [r4] │ │ │ │ - ldr r2, [pc, #324] @ 42850 │ │ │ │ + ldr r2, [pc, #364] @ 43ab0 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ - mov r1, #6 │ │ │ │ + bl b155c │ │ │ │ + ldr r2, [pc, #348] @ 43ab4 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #300] @ 42854 │ │ │ │ mov r1, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ + bl b155c │ │ │ │ + vpop {d8-d9} │ │ │ │ mov r0, #0 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldr r2, [pc, #276] @ 42858 │ │ │ │ - ldr r3, [pc, #276] @ 4285c │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldr sl, [sp, #24] │ │ │ │ + add sp, sp, #28 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r2, [pc, #300] @ 43ab8 │ │ │ │ + mov r1, #1 │ │ │ │ + mov r0, #276 @ 0x114 │ │ │ │ + movt r0, #12 │ │ │ │ + vmov.i32 q4, #0 @ 0x00000000 │ │ │ │ + mov r7, #1 │ │ │ │ + ldr r3, [pc, #280] @ 43abc │ │ │ │ ldr r6, [r8, r2] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r6] │ │ │ │ - mov r1, #1 │ │ │ │ - ldr r0, [pc, #260] @ 42860 │ │ │ │ str r2, [r3, #8] │ │ │ │ - bl 25460 │ │ │ │ - mov r7, #1 │ │ │ │ + bl 2538c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #48 @ 0x30 │ │ │ │ str r4, [r6] │ │ │ │ str r4, [r5] │ │ │ │ - bl 24020 │ │ │ │ - mov r2, #44 @ 0x2c │ │ │ │ - mov r1, #0 │ │ │ │ + bl 23f58 │ │ │ │ mov r8, r0 │ │ │ │ - str r8, [r4, #24] │ │ │ │ - add r0, r0, #4 │ │ │ │ - bl 24368 │ │ │ │ mov r0, #48 @ 0x30 │ │ │ │ - bl 24020 │ │ │ │ - mov r2, #44 @ 0x2c │ │ │ │ - mov r1, #0 │ │ │ │ + add r3, r8, #4 │ │ │ │ + str r8, [r4, #24] │ │ │ │ + vst1.8 {d8-d9}, [r3] │ │ │ │ + vstr d8, [r8, #20] │ │ │ │ + vstr d8, [r8, #28] │ │ │ │ + vstr d8, [r8, #36] @ 0x24 │ │ │ │ + vstr d8, [r8, #40] @ 0x28 │ │ │ │ + bl 23f58 │ │ │ │ + add r3, r0, #4 │ │ │ │ mov r9, r0 │ │ │ │ - str r9, [r4, #88] @ 0x58 │ │ │ │ - add r0, r0, #4 │ │ │ │ - bl 24368 │ │ │ │ - mov r0, #255 @ 0xff │ │ │ │ str r7, [r4, #12] │ │ │ │ + vstr d8, [r0, #20] │ │ │ │ str r7, [r4, #20] │ │ │ │ - bl 24020 │ │ │ │ + vstr d8, [r0, #28] │ │ │ │ + vst1.8 {d8-d9}, [r3] │ │ │ │ + vstr d8, [r0, #36] @ 0x24 │ │ │ │ + vstr d8, [r0, #40] @ 0x28 │ │ │ │ + mov r0, #255 @ 0xff │ │ │ │ + str r9, [r4, #88] @ 0x58 │ │ │ │ + bl 23f58 │ │ │ │ mov r6, r0 │ │ │ │ - str r6, [r8] │ │ │ │ mov r0, #255 @ 0xff │ │ │ │ - bl 24020 │ │ │ │ + str r6, [r8] │ │ │ │ + bl 23f58 │ │ │ │ mov r3, #0 │ │ │ │ + str r0, [r9] │ │ │ │ + mov lr, r3 │ │ │ │ str r7, [r8, #8] │ │ │ │ str r7, [r8, #12] │ │ │ │ - movw lr, #32806 @ 0x8026 │ │ │ │ - mov r8, r3 │ │ │ │ - str r0, [r9] │ │ │ │ - b 427f8 │ │ │ │ + movw r8, #32806 @ 0x8026 │ │ │ │ + b 43a58 │ │ │ │ ldr r4, [r5] │ │ │ │ ldr r2, [r4, #24] │ │ │ │ ldr r6, [r2] │ │ │ │ add r1, r4, r3, lsl #1 │ │ │ │ uxtb r2, r3 │ │ │ │ - add r0, r3, lr │ │ │ │ + add r0, r3, r8 │ │ │ │ add ip, r1, #393216 @ 0x60000 │ │ │ │ strh r7, [ip, #152] @ 0x98 │ │ │ │ - strh r8, [r1, #152] @ 0x98 │ │ │ │ + strh lr, [r1, #152] @ 0x98 │ │ │ │ str r3, [r4, r0, lsl #2] │ │ │ │ strb r2, [r6, r3] │ │ │ │ ldr r1, [r5] │ │ │ │ ldr r1, [r1, #88] @ 0x58 │ │ │ │ ldr r1, [r1] │ │ │ │ strb r2, [r1, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ - bne 427ec │ │ │ │ - b 426c4 │ │ │ │ - eorseq r6, r0, r0, lsr #19 │ │ │ │ - eoreq fp, pc, r0, lsr #24 │ │ │ │ - andeq r1, r0, r0, lsr #21 │ │ │ │ - andseq sl, r8, ip, asr #31 │ │ │ │ - eorseq r6, r0, r0, asr r9 │ │ │ │ - andseq sl, r8, ip, asr #31 │ │ │ │ - andseq sl, r8, ip, asr #31 │ │ │ │ - @ instruction: 0x0018afd0 │ │ │ │ - andeq r1, r0, ip, lsl #16 │ │ │ │ - ldrsbteq r6, [r0], -r8 │ │ │ │ - andeq r0, ip, r4, lsl r1 │ │ │ │ + bne 43a4c │ │ │ │ + b 438f4 │ │ │ │ + eorseq sl, r1, r8, lsl sl │ │ │ │ + eorseq r5, r2, r4, ror #14 │ │ │ │ + andeq r1, r0, ip, lsl #21 │ │ │ │ + andseq fp, r9, r4, ror #31 │ │ │ │ + eorseq r5, r2, r4, lsl r7 │ │ │ │ + andseq fp, r9, r8, ror #31 │ │ │ │ + andseq fp, r9, r4, ror #31 │ │ │ │ + andseq fp, r9, ip, ror #31 │ │ │ │ + strdeq r1, [r0], -r8 │ │ │ │ + eorseq r5, r2, ip, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r5, [pc, #576] @ 42abc │ │ │ │ - ldr r6, [pc, #576] @ 42ac0 │ │ │ │ - ldr r7, [pc, #576] @ 42ac4 │ │ │ │ + ldr r5, [pc, #628] @ 43d58 │ │ │ │ + ldr r6, [pc, #628] @ 43d5c │ │ │ │ + ldr r7, [pc, #628] @ 43d60 │ │ │ │ add r5, pc, r5 │ │ │ │ add r6, pc, r6 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5] │ │ │ │ mov r1, #0 │ │ │ │ - bl 24e60 │ │ │ │ + bl 24d8c │ │ │ │ subs r4, r0, #0 │ │ │ │ - popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ + beq 43c14 │ │ │ │ cmp r4, #255 @ 0xff │ │ │ │ - ble 42920 │ │ │ │ + ble 43b98 │ │ │ │ movw r3, #305 @ 0x131 │ │ │ │ cmp r4, r3 │ │ │ │ - bgt 4296c │ │ │ │ + bgt 43be4 │ │ │ │ cmp r4, #300 @ 0x12c │ │ │ │ - blt 4288c │ │ │ │ - ldr r3, [pc, #516] @ 42ac8 │ │ │ │ + blt 43af4 │ │ │ │ + ldr r3, [pc, #568] @ 43d64 │ │ │ │ sub r2, r4, #300 @ 0x12c │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #5 │ │ │ │ - bhi 4288c │ │ │ │ + bhi 43af4 │ │ │ │ ldrsb r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop {0} │ │ │ │ mov r0, #27 │ │ │ │ - bl 33e84 │ │ │ │ + bl 344cc │ │ │ │ mov r0, r4 │ │ │ │ - bl 33e84 │ │ │ │ - b 4288c │ │ │ │ - ldr r0, [pc, #468] @ 42acc │ │ │ │ - bl 33e84 │ │ │ │ - b 428e4 │ │ │ │ - ldr r0, [pc, #460] @ 42ad0 │ │ │ │ - bl 33e84 │ │ │ │ - b 428e4 │ │ │ │ - ldr r0, [pc, #452] @ 42ad4 │ │ │ │ - bl 33e84 │ │ │ │ - b 428e4 │ │ │ │ - ldr r0, [pc, #444] @ 42ad8 │ │ │ │ - bl 33e84 │ │ │ │ - b 428e4 │ │ │ │ + bl 344cc │ │ │ │ + b 43af4 │ │ │ │ + mov r0, #16 │ │ │ │ + movt r0, #256 @ 0x100 │ │ │ │ + bl 344cc │ │ │ │ + b 43b4c │ │ │ │ + mov r0, #17 │ │ │ │ + movt r0, #256 @ 0x100 │ │ │ │ + bl 344cc │ │ │ │ + b 43b4c │ │ │ │ + mov r0, #18 │ │ │ │ + movt r0, #256 @ 0x100 │ │ │ │ + bl 344cc │ │ │ │ + b 43b4c │ │ │ │ + mov r0, #19 │ │ │ │ + movt r0, #256 @ 0x100 │ │ │ │ + bl 344cc │ │ │ │ + b 43b4c │ │ │ │ bic r3, r4, #32 │ │ │ │ - cmp r3, #65 @ 0x41 │ │ │ │ ldr r1, [r6, #168] @ 0xa8 │ │ │ │ - bne 4299c │ │ │ │ + cmp r3, #65 @ 0x41 │ │ │ │ + bne 43c38 │ │ │ │ cmp r1, #0 │ │ │ │ moveq r3, #1 │ │ │ │ movne r3, #0 │ │ │ │ str r3, [r6, #168] @ 0xa8 │ │ │ │ - beq 42960 │ │ │ │ - ldr r3, [pc, #400] @ 42adc │ │ │ │ + beq 43bd8 │ │ │ │ + ldr r3, [pc, #420] @ 43d68 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, #3 │ │ │ │ - bl 422d8 │ │ │ │ - b 428e4 │ │ │ │ - ldr r3, [pc, #376] @ 42ae0 │ │ │ │ + bl 434c0 │ │ │ │ + b 43b4c │ │ │ │ + ldr r3, [pc, #396] @ 43d6c │ │ │ │ add r3, pc, r3 │ │ │ │ - b 4294c │ │ │ │ - ldr r3, [pc, #368] @ 42ae4 │ │ │ │ + b 43bc4 │ │ │ │ + mov r3, #229 @ 0xe5 │ │ │ │ + movt r3, #1 │ │ │ │ cmp r4, r3 │ │ │ │ - beq 42990 │ │ │ │ - add r3, r3, #1 │ │ │ │ + beq 43c28 │ │ │ │ + mov r3, #230 @ 0xe6 │ │ │ │ + movt r3, #1 │ │ │ │ cmp r4, r3 │ │ │ │ - bne 4288c │ │ │ │ - ldr r0, [pc, #348] @ 42ae8 │ │ │ │ - bl 33e84 │ │ │ │ - b 428e4 │ │ │ │ - ldr r0, [pc, #340] @ 42aec │ │ │ │ - bl 33e84 │ │ │ │ - b 428e4 │ │ │ │ + bne 43af4 │ │ │ │ + mov r0, #4 │ │ │ │ + movt r0, #256 @ 0x100 │ │ │ │ + bl 344cc │ │ │ │ + b 43b4c │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + mov r0, #3 │ │ │ │ + movt r0, #256 @ 0x100 │ │ │ │ + bl 344cc │ │ │ │ + b 43b4c │ │ │ │ cmp r1, #1 │ │ │ │ - bne 428e4 │ │ │ │ + bne 43b4c │ │ │ │ cmp r4, #54 @ 0x36 │ │ │ │ - beq 42a30 │ │ │ │ + beq 43ccc │ │ │ │ cmp r4, #55 @ 0x37 │ │ │ │ - beq 429f4 │ │ │ │ + beq 43c90 │ │ │ │ cmp r4, #53 @ 0x35 │ │ │ │ - bne 428e4 │ │ │ │ + bne 43b4c │ │ │ │ ldr r3, [r5, #1120] @ 0x460 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #1 │ │ │ │ movne r3, #0 │ │ │ │ str r3, [r5, #1120] @ 0x460 │ │ │ │ - beq 42ab0 │ │ │ │ - ldr r3, [pc, #276] @ 42af0 │ │ │ │ + beq 43d4c │ │ │ │ + ldr r3, [pc, #248] @ 43d70 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #272] @ 42af4 │ │ │ │ + ldr r2, [pc, #244] @ 43d74 │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl 422d8 │ │ │ │ - b 4288c │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl 434c0 │ │ │ │ + b 43af4 │ │ │ │ ldr r3, [r5, #1124] @ 0x464 │ │ │ │ ldr r2, [r3, #16] │ │ │ │ cmp r2, #0 │ │ │ │ moveq r2, #1 │ │ │ │ movne r2, #0 │ │ │ │ str r2, [r3, #16] │ │ │ │ - beq 42a70 │ │ │ │ - ldr r3, [pc, #224] @ 42af8 │ │ │ │ + beq 43d0c │ │ │ │ + ldr r3, [pc, #196] @ 43d78 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #220] @ 42afc │ │ │ │ + ldr r2, [pc, #192] @ 43d7c │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl 422d8 │ │ │ │ - b 4288c │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl 434c0 │ │ │ │ + b 43af4 │ │ │ │ ldr r2, [r5, #1124] @ 0x464 │ │ │ │ ldr r3, [r2, #12] │ │ │ │ cmp r3, #2 │ │ │ │ - beq 42a94 │ │ │ │ + beq 43d30 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 42a7c │ │ │ │ + beq 43d18 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 4288c │ │ │ │ + bne 43af4 │ │ │ │ mov r1, r3 │ │ │ │ mov r3, #2 │ │ │ │ - str r3, [r2, #12] │ │ │ │ - ldr r2, [pc, #156] @ 42b00 │ │ │ │ mov r0, #3 │ │ │ │ + str r3, [r2, #12] │ │ │ │ + ldr r2, [pc, #124] @ 43d80 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 422d8 │ │ │ │ - b 4288c │ │ │ │ - ldr r3, [pc, #140] @ 42b04 │ │ │ │ + bl 434c0 │ │ │ │ + b 43af4 │ │ │ │ + ldr r3, [pc, #112] @ 43d84 │ │ │ │ add r3, pc, r3 │ │ │ │ - b 42a18 │ │ │ │ + b 43cb4 │ │ │ │ str r1, [r2, #12] │ │ │ │ - ldr r2, [pc, #128] @ 42b08 │ │ │ │ mov r0, #3 │ │ │ │ + ldr r2, [pc, #96] @ 43d88 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 422d8 │ │ │ │ - b 4288c │ │ │ │ + bl 434c0 │ │ │ │ + b 43af4 │ │ │ │ mov r3, #0 │ │ │ │ - str r3, [r2, #12] │ │ │ │ - ldr r2, [pc, #104] @ 42b0c │ │ │ │ mov r0, #3 │ │ │ │ + str r3, [r2, #12] │ │ │ │ + ldr r2, [pc, #72] @ 43d8c │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 422d8 │ │ │ │ - b 4288c │ │ │ │ - ldr r3, [pc, #88] @ 42b10 │ │ │ │ - add r3, pc, r3 │ │ │ │ - b 429dc │ │ │ │ - eorseq r6, r0, r0, lsr #15 │ │ │ │ - eoreq sp, pc, r4, lsl #27 │ │ │ │ - andseq fp, r8, r8, lsr #32 │ │ │ │ - andseq r7, ip, r0, lsl #27 │ │ │ │ - tsteq r0, r0, lsl r0 │ │ │ │ - tsteq r0, r1, lsl r0 │ │ │ │ - tsteq r0, r2, lsl r0 │ │ │ │ - tsteq r0, r3, lsl r0 │ │ │ │ - andseq r4, r8, r4, asr r7 │ │ │ │ - andseq sl, r8, r8, lsr pc │ │ │ │ - andeq r0, r1, r5, ror #1 │ │ │ │ - tsteq r0, r4 │ │ │ │ - tsteq r0, r3 │ │ │ │ - andseq r4, r8, r4, asr #13 │ │ │ │ - andseq sl, r8, r8, ror #29 │ │ │ │ - andseq r4, r8, r8, lsl #13 │ │ │ │ - andseq sl, r8, ip, lsl #30 │ │ │ │ - andseq sl, r8, ip, lsr #29 │ │ │ │ - @ instruction: 0x0019a1dc │ │ │ │ - andseq sl, r8, r8, ror #28 │ │ │ │ - andseq sl, r8, ip, lsr lr │ │ │ │ - mulseq r9, ip, r1 │ │ │ │ + bl 434c0 │ │ │ │ + b 43af4 │ │ │ │ + ldr r3, [pc, #60] @ 43d90 │ │ │ │ + add r3, pc, r3 │ │ │ │ + b 43c78 │ │ │ │ + eorseq r5, r2, r8, lsr r5 │ │ │ │ + eorseq ip, r1, ip, lsl fp │ │ │ │ + andseq ip, r9, r0, lsl r0 │ │ │ │ + andseq r8, sp, r8, ror #26 │ │ │ │ + andseq r5, r9, ip, lsr #14 │ │ │ │ + andseq fp, r9, r0, lsl pc │ │ │ │ + andseq r5, r9, r8, ror r6 │ │ │ │ + mulseq r9, r8, lr │ │ │ │ + andseq r5, r9, ip, lsr r6 │ │ │ │ + @ instruction: 0x0019bebc │ │ │ │ + andseq fp, r9, r0, ror #28 │ │ │ │ + mulseq sl, r0, r1 │ │ │ │ + andseq fp, r9, ip, lsl lr │ │ │ │ + @ instruction: 0x0019bdf0 │ │ │ │ + andseq fp, sl, r0, asr r1 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #256 @ 0x100 │ │ │ │ movgt r0, #0 │ │ │ │ movle r0, #1 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - ldr r4, [pc, #228] @ 42c24 │ │ │ │ + ldr r4, [pc, #240] @ 43eb4 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 241d0 │ │ │ │ + bl 24108 │ │ │ │ cmp r0, #7 │ │ │ │ - beq 42bac │ │ │ │ - ldr r4, [pc, #208] @ 42c28 │ │ │ │ + beq 43e40 │ │ │ │ + ldr r4, [pc, #220] @ 43eb8 │ │ │ │ add r4, pc, r4 │ │ │ │ ldm r4, {r0, r3} │ │ │ │ cmp r3, #0 │ │ │ │ - beq 42b8c │ │ │ │ + beq 43e18 │ │ │ │ mov r1, #0 │ │ │ │ - bl 21a34 │ │ │ │ + bl 2199c │ │ │ │ cmp r0, #0 │ │ │ │ - blt 42c04 │ │ │ │ - ldr r2, [pc, #176] @ 42c2c │ │ │ │ - pop {r4, lr} │ │ │ │ - add r2, pc, r2 │ │ │ │ + blt 43ea0 │ │ │ │ + ldr r2, [pc, #188] @ 43ebc │ │ │ │ mov r1, #6 │ │ │ │ mov r0, #4 │ │ │ │ - b ab6e0 │ │ │ │ - bl 2342c │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + add sp, sp, #8 │ │ │ │ + add r2, pc, r2 │ │ │ │ + b b155c │ │ │ │ + bl 23370 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 42be4 │ │ │ │ - ldr r0, [pc, #144] @ 42c30 │ │ │ │ + blt 43e78 │ │ │ │ + ldr r0, [pc, #148] @ 43ec0 │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r0, pc, r0 │ │ │ │ - pop {r4, lr} │ │ │ │ - b 3e940 │ │ │ │ - ldr r2, [pc, #128] @ 42c34 │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #8 │ │ │ │ + b 3f820 │ │ │ │ + ldr r2, [pc, #124] @ 43ec4 │ │ │ │ mov r1, #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, r1 │ │ │ │ - bl ab6e0 │ │ │ │ - b 42bc8 │ │ │ │ - bl 21884 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 43e5c │ │ │ │ + bl 217ec │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 22688 │ │ │ │ + bl 225e4 │ │ │ │ mov r3, r0 │ │ │ │ - cmn r3, #11 │ │ │ │ mov r0, #1 │ │ │ │ - beq 42bc4 │ │ │ │ - b 42b50 │ │ │ │ - bl 24fa4 │ │ │ │ - ldr r2, [pc, #72] @ 42c38 │ │ │ │ - pop {r4, lr} │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r1, #1 │ │ │ │ + cmn r3, #11 │ │ │ │ + beq 43e58 │ │ │ │ + b 43dd4 │ │ │ │ + bl 24ed0 │ │ │ │ + ldr r2, [pc, #68] @ 43ec8 │ │ │ │ mov r3, r0 │ │ │ │ - mov r0, #4 │ │ │ │ - b ab6e0 │ │ │ │ - bl 24fa4 │ │ │ │ - ldr r2, [pc, #44] @ 42c3c │ │ │ │ - pop {r4, lr} │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r4, [sp] │ │ │ │ mov r1, #1 │ │ │ │ - mov r3, r0 │ │ │ │ mov r0, #4 │ │ │ │ - b ab6e0 │ │ │ │ - eorseq r6, r0, r0, ror #18 │ │ │ │ - eorseq r6, r0, r8, asr #18 │ │ │ │ - andseq fp, r8, r8, lsr r0 │ │ │ │ - eoreq r8, lr, r0, ror #23 │ │ │ │ - andseq sl, r8, ip, lsr #31 │ │ │ │ - @ instruction: 0x0018aff0 │ │ │ │ - andseq sl, r8, r4, lsl #31 │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + add sp, sp, #8 │ │ │ │ + b b155c │ │ │ │ + bl 24ed0 │ │ │ │ + ldr r2, [pc, #32] @ 43ecc │ │ │ │ + mov r3, r0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + b 43e88 │ │ │ │ + ldrsbteq r5, [r2], -ip │ │ │ │ + eorseq r5, r2, r4, asr #13 │ │ │ │ + @ instruction: 0x0019bff4 │ │ │ │ + eorseq r7, r0, r0, ror #18 │ │ │ │ + andseq fp, r9, r4, ror #30 │ │ │ │ + andseq fp, r9, ip, lsr #31 │ │ │ │ + andseq fp, r9, r8, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - ldr r4, [pc, #96] @ 42cb8 │ │ │ │ + ldr r4, [pc, #104] @ 43f54 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 255c8 │ │ │ │ + bl 254f4 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 42c98 │ │ │ │ + blt 43f18 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 2342c │ │ │ │ + bl 23370 │ │ │ │ cmp r0, #0 │ │ │ │ - popge {r4, pc} │ │ │ │ - bl 24fa4 │ │ │ │ - ldr r2, [pc, #56] @ 42cbc │ │ │ │ - pop {r4, lr} │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r1, #1 │ │ │ │ + blt 43f40 │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + bl 24ed0 │ │ │ │ + ldr r2, [pc, #52] @ 43f58 │ │ │ │ mov r3, r0 │ │ │ │ - mov r0, #4 │ │ │ │ - b ab6e0 │ │ │ │ - bl 24fa4 │ │ │ │ - ldr r2, [pc, #28] @ 42cc0 │ │ │ │ - pop {r4, lr} │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r4, [sp] │ │ │ │ mov r1, #1 │ │ │ │ - mov r3, r0 │ │ │ │ mov r0, #4 │ │ │ │ - b ab6e0 │ │ │ │ - eorseq r6, r0, r8, asr #16 │ │ │ │ - andseq sl, r8, ip, asr pc │ │ │ │ - andseq sl, r8, ip, lsr pc │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + add sp, sp, #8 │ │ │ │ + b b155c │ │ │ │ + bl 24ed0 │ │ │ │ + ldr r2, [pc, #16] @ 43f5c │ │ │ │ + mov r3, r0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + b 43f28 │ │ │ │ + ldrhteq r5, [r2], -r4 │ │ │ │ + andseq fp, r9, ip, lsl #30 │ │ │ │ + andseq fp, r9, r4, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, lr} │ │ │ │ + strd r4, [sp, #-12]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #8] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r5, [pc, #188] @ 42d98 │ │ │ │ - ldr r2, [pc, #188] @ 42d9c │ │ │ │ - ldr r3, [pc, #188] @ 42da0 │ │ │ │ + ldr r5, [pc, #196] @ 44040 │ │ │ │ + sub sp, sp, #12 │ │ │ │ + ldr r2, [pc, #192] @ 44044 │ │ │ │ + ldr r3, [pc, #192] @ 44048 │ │ │ │ add r5, pc, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ - ldr r4, [pc, #176] @ 42da4 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r4, [pc, #180] @ 4404c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - sub sp, sp, #12 │ │ │ │ cmp r0, #0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - beq 42d4c │ │ │ │ + beq 43fec │ │ │ │ mov r1, sp │ │ │ │ - bl 23ea0 │ │ │ │ + bl 23dd8 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 42d4c │ │ │ │ + blt 43fec │ │ │ │ ldr r1, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ - blt 42d7c │ │ │ │ + blt 44024 │ │ │ │ vmov s15, r1 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - ldr r3, [pc, #108] @ 42da8 │ │ │ │ + ldr r3, [pc, #116] @ 44050 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ vldr s14, [r3] │ │ │ │ vcvt.f32.s32 s14, s14 │ │ │ │ vdiv.f32 s0, s15, s14 │ │ │ │ - b 42d50 │ │ │ │ - vldr s0, [pc, #64] @ 42d94 │ │ │ │ - ldr r2, [pc, #84] @ 42dac │ │ │ │ - ldr r3, [pc, #68] @ 42da0 │ │ │ │ + b 43ff0 │ │ │ │ + vldr s0, [pc, #72] @ 4403c │ │ │ │ + ldr r2, [pc, #92] @ 44054 │ │ │ │ + ldr r3, [pc, #76] @ 44048 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 42d90 │ │ │ │ + bne 44038 │ │ │ │ add sp, sp, #12 │ │ │ │ - pop {r4, r5, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #8 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r0, [r5] │ │ │ │ rsb r1, r1, #0 │ │ │ │ - bl 237e0 │ │ │ │ - vldr s15, [pc, #4] @ 42d94 │ │ │ │ - b 42d34 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ + bl 23718 │ │ │ │ + vldr s15, [pc, #4] @ 4403c │ │ │ │ + b 43fd4 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ andeq r0, r0, r0 │ │ │ │ - ldrhteq r6, [r0], -ip │ │ │ │ - ldrdeq fp, [pc], -ip @ │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq fp, pc, r4, asr #11 │ │ │ │ - andeq r1, r0, r4, asr #12 │ │ │ │ - eoreq fp, pc, r8, ror #10 │ │ │ │ + eorseq r5, r2, r8, lsl r5 │ │ │ │ + eorseq sl, r1, r4, asr #6 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq sl, r1, r4, lsr r3 │ │ │ │ + andeq r1, r0, r0, lsr r6 │ │ │ │ + ldrsbteq sl, [r1], -r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + strd r4, [sp, #-32]! @ 0xffffffe0 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + str sl, [sp, #24] │ │ │ │ + str lr, [sp, #28] │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r3, [pc, #368] @ 42f38 │ │ │ │ + ldr r3, [pc, #372] @ 441f4 │ │ │ │ tst r2, #1 │ │ │ │ - mov r4, r0 │ │ │ │ + mov r5, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r0, r1 │ │ │ │ - bne 42df0 │ │ │ │ - ldr r2, [pc, #348] @ 42f3c │ │ │ │ + bne 440a0 │ │ │ │ + ldr r2, [pc, #356] @ 441f8 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ - ldr r5, [r3, #16] │ │ │ │ - mov r1, r5 │ │ │ │ - blx 1c6508 │ │ │ │ - mul r0, r0, r5 │ │ │ │ - ldr r3, [pc, #328] @ 42f40 │ │ │ │ + ldr r3, [r3, #16] │ │ │ │ + sdiv r1, r1, r3 │ │ │ │ + mul r1, r1, r3 │ │ │ │ + ldr r3, [pc, #340] @ 441fc │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r3] │ │ │ │ - ldr r1, [r3, #12] │ │ │ │ - cmp r9, #0 │ │ │ │ - beq 42f20 │ │ │ │ - cmp r0, r1 │ │ │ │ - bcc 42ec4 │ │ │ │ - blx 1c6290 │ │ │ │ - ldr r8, [pc, #296] @ 42f44 │ │ │ │ - ldr r7, [pc, #296] @ 42f48 │ │ │ │ - ldr r6, [pc, #296] @ 42f4c │ │ │ │ + ldr r0, [r3] │ │ │ │ + ldr r3, [r3, #12] │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 441dc │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 4416c │ │ │ │ + ldr r8, [pc, #312] @ 44200 │ │ │ │ + udiv r4, r1, r3 │ │ │ │ + ldr r7, [pc, #308] @ 44204 │ │ │ │ + ldr r6, [pc, #308] @ 44208 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ - mov r5, r0 │ │ │ │ - b 42e40 │ │ │ │ - bne 42f0c │ │ │ │ - ldr r3, [pc, #272] @ 42f50 │ │ │ │ - ldr r9, [pc, r3] │ │ │ │ - mov r2, r5 │ │ │ │ - mov r1, r4 │ │ │ │ - mov r0, r9 │ │ │ │ - bl 255f8 │ │ │ │ + b 440ec │ │ │ │ + bne 441b4 │ │ │ │ + ldr r3, [pc, #288] @ 4420c │ │ │ │ + ldr r0, [pc, r3] │ │ │ │ + mov r2, r4 │ │ │ │ + mov r1, r5 │ │ │ │ + bl 25524 │ │ │ │ cmn r0, #4 │ │ │ │ mov r3, r0 │ │ │ │ - beq 42e38 │ │ │ │ + beq 440e4 │ │ │ │ cmn r0, #86 @ 0x56 │ │ │ │ - beq 42ecc │ │ │ │ + beq 44174 │ │ │ │ cmp r3, #0 │ │ │ │ - bge 42e34 │ │ │ │ + bge 440e0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 24fa4 │ │ │ │ + bl 24ed0 │ │ │ │ + mov r3, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ - mov r3, r0 │ │ │ │ mov r0, #4 │ │ │ │ - bl ab6e0 │ │ │ │ + bl b155c │ │ │ │ mov r1, #4 │ │ │ │ - mov r0, r1 │ │ │ │ mov r2, r7 │ │ │ │ - bl ab6e0 │ │ │ │ + mov r0, r1 │ │ │ │ + bl b155c │ │ │ │ ldr r0, [r6] │ │ │ │ - bl 2342c │ │ │ │ + bl 23370 │ │ │ │ cmp r0, #0 │ │ │ │ - bge 42e38 │ │ │ │ - bl 24fa4 │ │ │ │ - ldr r2, [pc, #160] @ 42f54 │ │ │ │ - mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ + bge 440e4 │ │ │ │ + bl 24ed0 │ │ │ │ + ldr r2, [pc, #180] @ 44210 │ │ │ │ mov r3, r0 │ │ │ │ + mov r1, #1 │ │ │ │ mov r0, #4 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r0, #0 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldr r2, [pc, #132] @ 42f58 │ │ │ │ + b 441c4 │ │ │ │ + ldr r2, [pc, #152] @ 44214 │ │ │ │ mov r1, #4 │ │ │ │ - ldr r9, [pc, #128] @ 42f5c │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, r1 │ │ │ │ - bl ab6e0 │ │ │ │ + ldr r9, [pc, #144] @ 44218 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ add r9, pc, r9 │ │ │ │ - b 42ef0 │ │ │ │ - bl 21884 │ │ │ │ + b 44198 │ │ │ │ + bl 217ec │ │ │ │ ldr r0, [r9] │ │ │ │ - bl 22688 │ │ │ │ + bl 225e4 │ │ │ │ mov r3, r0 │ │ │ │ - cmn r3, #11 │ │ │ │ mov r0, #1 │ │ │ │ - beq 42eec │ │ │ │ - b 42e64 │ │ │ │ - ldr r2, [pc, #76] @ 42f60 │ │ │ │ + cmn r3, #11 │ │ │ │ + beq 44194 │ │ │ │ + b 4410c │ │ │ │ + ldr r2, [pc, #96] @ 4421c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r2, [r2, #12] │ │ │ │ mul r0, r2, r3 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldr r2, [pc, #60] @ 42f64 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldr sl, [sp, #24] │ │ │ │ + add sp, sp, #28 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r2, [pc, #60] @ 44220 │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #4 │ │ │ │ - bl ab6e0 │ │ │ │ - b 42ec4 │ │ │ │ - strdeq fp, [pc], -r4 @ │ │ │ │ - andeq r1, r0, r4, asr #12 │ │ │ │ - eorseq r6, r0, r8, lsr #13 │ │ │ │ - andseq sl, r8, ip, lsl #28 │ │ │ │ - andseq sl, r8, r4, lsr #28 │ │ │ │ - eorseq r6, r0, r4, ror r6 │ │ │ │ - eorseq r6, r0, r0, ror #12 │ │ │ │ - andseq sl, r8, ip, lsr #26 │ │ │ │ - andseq sl, r8, r8, lsl #25 │ │ │ │ - ldrhteq r6, [r0], -r8 │ │ │ │ - eorseq r6, r0, ip, lsl #11 │ │ │ │ - @ instruction: 0x0018acdc │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 4416c │ │ │ │ + eorseq sl, r1, ip, asr #4 │ │ │ │ + andeq r1, r0, r0, lsr r6 │ │ │ │ + ldrshteq r5, [r2], -r8 │ │ │ │ + andseq fp, r9, ip, lsr #27 │ │ │ │ + andseq fp, r9, r4, asr #27 │ │ │ │ + eorseq r5, r2, r4, asr #7 │ │ │ │ + ldrhteq r5, [r2], -r4 │ │ │ │ + andseq fp, r9, ip, asr #25 │ │ │ │ + andseq fp, r9, ip, lsr #24 │ │ │ │ + eorseq r5, r2, r0, lsl r3 │ │ │ │ + eorseq r5, r2, r4, ror #5 │ │ │ │ + andseq fp, r9, ip, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, fp, lr} │ │ │ │ + strd r4, [sp, #-20]! @ 0xffffffec │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str fp, [sp, #12] │ │ │ │ add fp, sp, #16 │ │ │ │ + str lr, [sp, #16] │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r2, [pc, #288] @ 430a4 │ │ │ │ - ldr r3, [pc, #288] @ 430a8 │ │ │ │ + ldr r2, [pc, #304] @ 4437c │ │ │ │ sub sp, sp, #12 │ │ │ │ + ldr r3, [pc, #300] @ 44380 │ │ │ │ + ldr r4, [pc, #300] @ 44384 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - ldr r4, [pc, #276] @ 430ac │ │ │ │ + add r4, pc, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [fp, #-24] @ 0xffffffe8 │ │ │ │ mov r3, #0 │ │ │ │ - bl 2360c │ │ │ │ - mov r2, sp │ │ │ │ - add r4, pc, r4 │ │ │ │ + bl 23550 │ │ │ │ add r0, r0, #7 │ │ │ │ + mov r2, sp │ │ │ │ bic r3, r0, #4080 @ 0xff0 │ │ │ │ + bic r0, r0, #7 │ │ │ │ bic r3, r3, #15 │ │ │ │ sub r3, sp, r3 │ │ │ │ cmp r2, r3 │ │ │ │ - bic r0, r0, #7 │ │ │ │ - beq 42fdc │ │ │ │ + beq 442a4 │ │ │ │ sub sp, sp, #4096 @ 0x1000 │ │ │ │ mov r2, sp │ │ │ │ cmp r2, r3 │ │ │ │ str r0, [sp, #4092] @ 0xffc │ │ │ │ - bne 42fc8 │ │ │ │ + bne 44290 │ │ │ │ ubfx r0, r0, #0, #12 │ │ │ │ cmp r0, #0 │ │ │ │ sub sp, sp, r0 │ │ │ │ - bne 43090 │ │ │ │ - bl 2360c │ │ │ │ - ldr r6, [pc, #184] @ 430b0 │ │ │ │ - mov r1, #0 │ │ │ │ - add r6, pc, r6 │ │ │ │ + bne 44368 │ │ │ │ + ldr r6, [pc, #204] @ 44388 │ │ │ │ + bl 23550 │ │ │ │ mov r2, r0 │ │ │ │ + mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ - bl 24368 │ │ │ │ - ldr r0, [r6] │ │ │ │ + bl 242a0 │ │ │ │ + add r6, pc, r6 │ │ │ │ mov r1, sp │ │ │ │ - bl 24cc8 │ │ │ │ + ldr r0, [r6] │ │ │ │ + bl 24bf4 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 4306c │ │ │ │ + blt 44344 │ │ │ │ mov r0, sp │ │ │ │ - bl 24548 │ │ │ │ - ldr r3, [pc, #136] @ 430b4 │ │ │ │ + bl 24480 │ │ │ │ + ldr r3, [pc, #152] @ 4438c │ │ │ │ ldr r2, [r6, #12] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ mul r0, r2, r0 │ │ │ │ + ldr r3, [r3, #20] │ │ │ │ cmp r0, r3 │ │ │ │ movge r0, r3 │ │ │ │ - ldr r2, [pc, #112] @ 430b8 │ │ │ │ - ldr r3, [pc, #92] @ 430a8 │ │ │ │ + ldr r2, [pc, #128] @ 44390 │ │ │ │ + ldr r3, [pc, #108] @ 44380 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [fp, #-24] @ 0xffffffe8 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 430a0 │ │ │ │ + bne 44378 │ │ │ │ sub sp, fp, #16 │ │ │ │ - pop {r4, r5, r6, fp, pc} │ │ │ │ - bl 24fa4 │ │ │ │ - ldr r2, [pc, #68] @ 430bc │ │ │ │ - mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + add sp, sp, #16 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + bl 24ed0 │ │ │ │ + ldr r2, [pc, #68] @ 44394 │ │ │ │ mov r3, r0 │ │ │ │ + mov r1, #1 │ │ │ │ mov r0, #4 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r0, #0 │ │ │ │ - b 43040 │ │ │ │ + b 44308 │ │ │ │ sub r0, r0, #4 │ │ │ │ add r3, sp, r0 │ │ │ │ str r0, [r3] │ │ │ │ - b 42fec │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq fp, pc, r8, lsr r3 @ │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq fp, pc, r8, lsl r3 @ │ │ │ │ - eorseq r6, r0, r4, lsr #9 │ │ │ │ - andeq r1, r0, r4, asr #12 │ │ │ │ - eoreq fp, pc, r8, ror r2 @ │ │ │ │ - @ instruction: 0x0018abf8 │ │ │ │ + b 442b4 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eorseq sl, r1, ip, ror r0 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq sl, r1, r4, ror r0 │ │ │ │ + ldrsbteq r5, [r2], -r0 │ │ │ │ + andeq r1, r0, r0, lsr r6 │ │ │ │ + eorseq r9, r1, r0, asr #31 │ │ │ │ + andseq fp, r9, r8, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - ldr r4, [pc, #160] @ 43178 │ │ │ │ + ldr r4, [pc, #184] @ 4446c │ │ │ │ mov r3, r0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 4315c │ │ │ │ + beq 44448 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 43128 │ │ │ │ - bl 227d8 │ │ │ │ + beq 4440c │ │ │ │ + bl 22734 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 4313c │ │ │ │ - ldr r3, [pc, #120] @ 4317c │ │ │ │ - ldr r2, [pc, #120] @ 43180 │ │ │ │ - add r3, pc, r3 │ │ │ │ + blt 44420 │ │ │ │ + ldr r3, [pc, #144] @ 44470 │ │ │ │ mov ip, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #6 │ │ │ │ mov r0, #4 │ │ │ │ + ldr r2, [pc, #132] @ 44474 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ str ip, [r3] │ │ │ │ - bl ab6e0 │ │ │ │ - pop {r4, lr} │ │ │ │ - b 24860 │ │ │ │ - bl 24494 │ │ │ │ + bl b155c │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + add sp, sp, #8 │ │ │ │ + b 2478c │ │ │ │ + bl 243cc │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 227d8 │ │ │ │ + bl 22734 │ │ │ │ cmp r0, #0 │ │ │ │ - bge 430fc │ │ │ │ - bl 24fa4 │ │ │ │ - ldr r2, [pc, #60] @ 43184 │ │ │ │ - pop {r4, lr} │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r1, #1 │ │ │ │ + bge 443d8 │ │ │ │ + bl 24ed0 │ │ │ │ + ldr r2, [pc, #76] @ 44478 │ │ │ │ mov r3, r0 │ │ │ │ - mov r0, #4 │ │ │ │ - b ab6e0 │ │ │ │ - ldr r2, [pc, #36] @ 43188 │ │ │ │ mov r1, #1 │ │ │ │ + mov r0, #4 │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + add sp, sp, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ + b b155c │ │ │ │ + ldr r2, [pc, #44] @ 4447c │ │ │ │ + mov r1, #1 │ │ │ │ mov r0, #4 │ │ │ │ - bl ab6e0 │ │ │ │ - pop {r4, lr} │ │ │ │ - b 24860 │ │ │ │ - eorseq r6, r0, r4, asr #7 │ │ │ │ - mlaseq r0, r8, r3, r6 │ │ │ │ - andseq sl, r8, ip, lsr #23 │ │ │ │ - andseq sl, r8, r0, asr fp │ │ │ │ - andseq sl, r8, r0, ror fp │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + add sp, sp, #8 │ │ │ │ + b 2478c │ │ │ │ + eorseq r5, r2, r8, ror #1 │ │ │ │ + ldrhteq r5, [r2], -r0 │ │ │ │ + andseq fp, r9, r8, lsl fp │ │ │ │ + andseq fp, r9, r8, lsr #21 │ │ │ │ + @ instruction: 0x0019bad0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #976] @ 0x3d0 │ │ │ │ sub sp, sp, #3088 @ 0xc10 │ │ │ │ - mov r5, r1 │ │ │ │ - ldr r1, [pc, #220] @ 43288 │ │ │ │ + mov r7, r1 │ │ │ │ + ldr r1, [pc, #240] @ 4459c │ │ │ │ sub sp, sp, #8 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r2, [pc, #212] @ 4328c │ │ │ │ - add r1, pc, r1 │ │ │ │ + mov r5, r2 │ │ │ │ + ldr ip, [sp, #3120] @ 0xc30 │ │ │ │ mov r4, r3 │ │ │ │ - ldr r3, [sp, #3120] @ 0xc30 │ │ │ │ - str r3, [sp] │ │ │ │ - ldr r2, [r1, r2] │ │ │ │ + add r6, sp, #20 │ │ │ │ mov r3, #3072 @ 0xc00 │ │ │ │ + mov r8, r0 │ │ │ │ + ldr r2, [pc, #212] @ 445a0 │ │ │ │ + mov r0, r6 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str ip, [sp] │ │ │ │ + ldr r2, [r1, r2] │ │ │ │ + mov r1, r3 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #3092] @ 0xc14 │ │ │ │ mov r2, #0 │ │ │ │ add r2, sp, #3120 @ 0xc30 │ │ │ │ add r2, r2, #4 │ │ │ │ - add r7, sp, #20 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r2, [sp, #16] │ │ │ │ - mov r8, r0 │ │ │ │ mov r2, #1 │ │ │ │ - mov r0, r7 │ │ │ │ - mov r1, r3 │ │ │ │ - bl 24920 <__vsnprintf_chk@plt> │ │ │ │ + bl 2484c <__vsnprintf_chk@plt> │ │ │ │ cmp r4, #0 │ │ │ │ - beq 43260 │ │ │ │ + beq 44574 │ │ │ │ mov r0, r4 │ │ │ │ - bl 24fa4 │ │ │ │ - ldr r2, [pc, #120] @ 43290 │ │ │ │ - mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r8 │ │ │ │ + bl 24ed0 │ │ │ │ + ldr r2, [pc, #140] @ 445a4 │ │ │ │ mov ip, r0 │ │ │ │ - stm sp, {r5, r6, r7, ip} │ │ │ │ + mov r3, r8 │ │ │ │ + mov r1, #1 │ │ │ │ mov r0, #4 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #92] @ 43294 │ │ │ │ - ldr r3, [pc, #80] @ 4328c │ │ │ │ + str r7, [sp] │ │ │ │ + stmib sp, {r5, r6, ip} │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r2, [pc, #108] @ 445a8 │ │ │ │ + ldr r3, [pc, #96] @ 445a0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #3092] @ 0xc14 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 43284 │ │ │ │ + bne 44598 │ │ │ │ add sp, sp, #3088 @ 0xc10 │ │ │ │ add sp, sp, #8 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r2, [pc, #48] @ 43298 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r2, [pc, #48] @ 445ac │ │ │ │ mov r3, r8 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, #4 │ │ │ │ - strd r6, [sp, #4] │ │ │ │ - str r5, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ - b 43230 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq fp, pc, ip, lsl #2 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - @ instruction: 0x0018aadc │ │ │ │ - eoreq fp, pc, r8, lsl #1 │ │ │ │ - @ instruction: 0x0018aab4 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + str r7, [sp] │ │ │ │ + stmib sp, {r5, r6} │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 44534 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eorseq r9, r1, r4, lsl #28 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + andseq fp, r9, r8, lsl sl │ │ │ │ + mlaseq r1, r4, sp, r9 │ │ │ │ + andseq fp, r9, r0, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ vpush {d8-d9} │ │ │ │ sub ip, sp, ip │ │ │ │ add fp, sp, #48 @ 0x30 │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ - ldr r2, [pc, #1284] @ 437c0 │ │ │ │ - ldr r3, [pc, #1284] @ 437c4 │ │ │ │ + ldr r2, [pc, #1304] @ 44af8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ + cmp r0, #3 │ │ │ │ + ldr r3, [pc, #1296] @ 44afc │ │ │ │ + ldr r5, [pc, #1296] @ 44b00 │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r5, [pc, #1276] @ 437c8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - cmp r0, #3 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [fp, #-56] @ 0xffffffc8 │ │ │ │ mov r3, #0 │ │ │ │ - beq 4356c │ │ │ │ + beq 44890 │ │ │ │ sub r3, r0, #4 │ │ │ │ - cmp r3, #1 │ │ │ │ mov r4, r0 │ │ │ │ + cmp r3, #1 │ │ │ │ mvnhi r5, #0 │ │ │ │ - bhi 43570 │ │ │ │ - ldr r3, [pc, #1228] @ 437cc │ │ │ │ + bhi 44894 │ │ │ │ + ldr r3, [pc, #1248] @ 44b04 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ and r3, r3, #320 @ 0x140 │ │ │ │ cmp r3, #256 @ 0x100 │ │ │ │ - beq 4356c │ │ │ │ - ldr r3, [pc, #1208] @ 437d0 │ │ │ │ + beq 44890 │ │ │ │ + ldr r3, [pc, #1228] @ 44b08 │ │ │ │ mov r6, r1 │ │ │ │ ldr r9, [r5, r3] │ │ │ │ ldr r0, [r9] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 43384 │ │ │ │ - bl 21f74 │ │ │ │ + beq 446a8 │ │ │ │ + bl 21edc │ │ │ │ mov r1, #44 @ 0x2c │ │ │ │ mov r8, r0 │ │ │ │ - bl 24b6c │ │ │ │ + bl 24a98 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [fp, #-60] @ 0xffffffc4 │ │ │ │ - beq 4337c │ │ │ │ + beq 446a0 │ │ │ │ mov r2, #0 │ │ │ │ - strb r2, [r0], #1 │ │ │ │ sub r1, fp, #60 @ 0x3c │ │ │ │ + strb r2, [r0], #1 │ │ │ │ str r0, [fp, #-60] @ 0xffffffc4 │ │ │ │ - bl 233b4 │ │ │ │ + bl 232f8 │ │ │ │ ldr r3, [fp, #-60] @ 0xffffffc4 │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 4338c │ │ │ │ - ldr r2, [pc, #1124] @ 437d4 │ │ │ │ + beq 446b0 │ │ │ │ + ldr r2, [pc, #1144] @ 44b0c │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #4 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r7, #0 │ │ │ │ - b 43390 │ │ │ │ - ldr r8, [pc, #1100] @ 437d8 │ │ │ │ + b 446b4 │ │ │ │ + ldr r8, [pc, #1120] @ 44b10 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r7, r0 │ │ │ │ - ldr r3, [pc, #1092] @ 437dc │ │ │ │ + ldr r3, [pc, #1112] @ 44b14 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r5, [r3] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 435a4 │ │ │ │ - bl 22cac │ │ │ │ - mov r1, sp │ │ │ │ + beq 448dc │ │ │ │ + bl 22c08 │ │ │ │ add r3, r0, #7 │ │ │ │ + mov r1, sp │ │ │ │ bic r2, r3, #4080 @ 0xff0 │ │ │ │ + bic r3, r3, #7 │ │ │ │ bic r2, r2, #15 │ │ │ │ sub r2, sp, r2 │ │ │ │ cmp r1, r2 │ │ │ │ - bic r3, r3, #7 │ │ │ │ - beq 433dc │ │ │ │ + beq 44700 │ │ │ │ sub sp, sp, #4096 @ 0x1000 │ │ │ │ mov r1, sp │ │ │ │ cmp r1, r2 │ │ │ │ str r0, [sp, #4092] @ 0xffc │ │ │ │ - bne 433c8 │ │ │ │ + bne 446ec │ │ │ │ ubfx r3, r3, #0, #12 │ │ │ │ cmp r3, #0 │ │ │ │ sub sp, sp, r3 │ │ │ │ - beq 433f8 │ │ │ │ + beq 4471c │ │ │ │ sub r3, r3, #4 │ │ │ │ add r3, sp, r3 │ │ │ │ str r0, [r3] │ │ │ │ - bl 22cac │ │ │ │ + bl 22c08 │ │ │ │ add sl, sp, #16 │ │ │ │ - mov r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ + mov r1, #0 │ │ │ │ mov r0, sl │ │ │ │ - bl 24368 │ │ │ │ + bl 242a0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ - bl 22c34 │ │ │ │ + bl 22b90 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, sl │ │ │ │ - bl 24d70 │ │ │ │ + bl 24c9c │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 4343c │ │ │ │ + beq 44760 │ │ │ │ mov r0, r8 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ mov r1, #0 │ │ │ │ sub r0, fp, #72 @ 0x48 │ │ │ │ - bl 22d6c │ │ │ │ + bl 22cc8 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 435b0 │ │ │ │ + blt 448e8 │ │ │ │ ldr r0, [fp, #-72] @ 0xffffffb8 │ │ │ │ mov r1, r5 │ │ │ │ - bl 239b4 │ │ │ │ + bl 238ec │ │ │ │ cmp r0, #0 │ │ │ │ - blt 43754 │ │ │ │ + blt 44a8c │ │ │ │ mov r2, #0 │ │ │ │ ldr r0, [fp, #-72] @ 0xffffffb8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 22f10 │ │ │ │ + bl 22e6c │ │ │ │ cmp r0, #0 │ │ │ │ - blt 43784 │ │ │ │ + blt 44abc │ │ │ │ ldr r0, [fp, #-72] @ 0xffffffb8 │ │ │ │ - bl 23a98 │ │ │ │ + bl 239d0 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 437ac │ │ │ │ + blt 44ae4 │ │ │ │ ldr r0, [fp, #-72] @ 0xffffffb8 │ │ │ │ mov r1, sl │ │ │ │ - bl 24ecc │ │ │ │ + bl 24df8 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 435d4 │ │ │ │ + beq 4490c │ │ │ │ mov r0, r7 │ │ │ │ - bl 22268 │ │ │ │ + bl 221c4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 4368c │ │ │ │ + beq 449c4 │ │ │ │ sub r2, fp, #64 @ 0x40 │ │ │ │ sub r1, fp, #68 @ 0x44 │ │ │ │ mov r0, r7 │ │ │ │ - bl 25178 │ │ │ │ + bl 250a4 │ │ │ │ ldrd r2, [fp, #-68] @ 0xffffffbc │ │ │ │ - vldr s14, [pc, #856] @ 43824 │ │ │ │ + cmp r4, #5 │ │ │ │ + vldr s14, [pc, #872] @ 44b5c │ │ │ │ sub r3, r3, r2 │ │ │ │ vmov s15, r3 │ │ │ │ - cmp r4, #5 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vdiv.f32 s16, s14, s15 │ │ │ │ - beq 43828 │ │ │ │ + beq 44b60 │ │ │ │ sub r4, fp, #60 @ 0x3c │ │ │ │ - mov r2, r4 │ │ │ │ mov r1, #0 │ │ │ │ + mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 246c8 │ │ │ │ - ldr r0, [fp, #-68] @ 0xffffffbc │ │ │ │ - ldr r3, [fp, #-60] @ 0xffffffc4 │ │ │ │ + bl 24600 │ │ │ │ + ldr ip, [fp, #-68] @ 0xffffffbc │ │ │ │ mov r1, #1 │ │ │ │ - sub r3, r3, r0 │ │ │ │ - vmov s15, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ + ldr r3, [fp, #-60] @ 0xffffffc4 │ │ │ │ + sub r3, r3, ip │ │ │ │ + vmov s15, r3 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vmul.f32 s15, s15, s16 │ │ │ │ vstr s15, [r6] │ │ │ │ - bl 246c8 │ │ │ │ - ldr r3, [fp, #-60] @ 0xffffffc4 │ │ │ │ + bl 24600 │ │ │ │ ldr ip, [fp, #-68] @ 0xffffffbc │ │ │ │ - vldr s12, [r6] │ │ │ │ + mov r1, #7 │ │ │ │ + mov r0, #4 │ │ │ │ + ldr r3, [fp, #-60] @ 0xffffffc4 │ │ │ │ + vldr s14, [r6] │ │ │ │ + ldr r2, [pc, #696] @ 44b18 │ │ │ │ sub r3, r3, ip │ │ │ │ vmov s15, r3 │ │ │ │ - vcvt.f64.f32 d6, s12 │ │ │ │ - ldr r2, [pc, #672] @ 437e0 │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ + vcvt.f64.f32 d16, s14 │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r1, #7 │ │ │ │ - vstr d6, [sp] │ │ │ │ - mov r0, #4 │ │ │ │ + vstr d16, [sp] │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ vmul.f32 s15, s15, s16 │ │ │ │ - vcvt.f64.f32 d6, s15 │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ vstr s15, [r6, #4] │ │ │ │ - vstr d6, [sp, #8] │ │ │ │ - bl ab6e0 │ │ │ │ + vstr d16, [sp, #8] │ │ │ │ + bl b155c │ │ │ │ ldr r0, [fp, #-72] @ 0xffffffb8 │ │ │ │ - bl 247dc │ │ │ │ + bl 24714 │ │ │ │ mov r5, #1 │ │ │ │ - ldr r2, [pc, #620] @ 437e4 │ │ │ │ - ldr r3, [pc, #584] @ 437c4 │ │ │ │ + ldr r2, [pc, #640] @ 44b1c │ │ │ │ + ldr r3, [pc, #604] @ 44afc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [fp, #-56] @ 0xffffffc8 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 43a38 │ │ │ │ + bne 44d68 │ │ │ │ mov r0, r5 │ │ │ │ sub sp, fp, #48 @ 0x30 │ │ │ │ vpop {d8-d9} │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r5, [pc, #572] @ 437e8 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r5, [pc, #572] @ 44b20 │ │ │ │ add r5, pc, r5 │ │ │ │ - b 433a4 │ │ │ │ - bl 24fa4 │ │ │ │ - ldr r2, [pc, #560] @ 437ec │ │ │ │ - mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ + b 446c8 │ │ │ │ + bl 24ed0 │ │ │ │ + ldr r2, [pc, #560] @ 44b24 │ │ │ │ mov r3, r0 │ │ │ │ + mov r1, #1 │ │ │ │ mov r0, #4 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mvn r5, #1 │ │ │ │ - b 43570 │ │ │ │ + b 44894 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 4394c │ │ │ │ + beq 44c80 │ │ │ │ mov r0, sl │ │ │ │ - bl 24fc8 │ │ │ │ + bl 24ef4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 22e50 │ │ │ │ - ldr r2, [pc, #500] @ 437f0 │ │ │ │ + bl 22dac │ │ │ │ + ldr r2, [pc, #500] @ 44b28 │ │ │ │ + mov ip, r0 │ │ │ │ mov r3, r4 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ - mov ip, r0 │ │ │ │ - str ip, [sp] │ │ │ │ mov r0, #4 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #472] @ 437f4 │ │ │ │ + str ip, [sp] │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r2, [pc, #472] @ 44b2c │ │ │ │ mov r1, #4 │ │ │ │ mov r0, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl ab6e0 │ │ │ │ + bl b155c │ │ │ │ ldr r0, [fp, #-72] @ 0xffffffb8 │ │ │ │ - bl 24d10 │ │ │ │ + bl 24c3c │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 4366c │ │ │ │ - ldr r5, [pc, #440] @ 437f8 │ │ │ │ + beq 449a4 │ │ │ │ + ldr r5, [pc, #440] @ 44b30 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 221d8 │ │ │ │ + bl 22134 │ │ │ │ mov r1, #4 │ │ │ │ - mov r2, r5 │ │ │ │ mov r3, r0 │ │ │ │ + mov r2, r5 │ │ │ │ mov r0, r1 │ │ │ │ - bl ab6e0 │ │ │ │ + bl b155c │ │ │ │ mov r0, r4 │ │ │ │ - bl 239d8 │ │ │ │ + bl 23910 │ │ │ │ subs r4, r0, #0 │ │ │ │ - bne 43640 │ │ │ │ - ldr r2, [pc, #392] @ 437fc │ │ │ │ + bne 44978 │ │ │ │ + ldr r2, [pc, #392] @ 44b34 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl ab6e0 │ │ │ │ + bl b155c │ │ │ │ ldr r0, [fp, #-72] @ 0xffffffb8 │ │ │ │ - bl 247dc │ │ │ │ - b 435cc │ │ │ │ + bl 24714 │ │ │ │ + b 44904 │ │ │ │ mov r0, r7 │ │ │ │ - bl 21c44 │ │ │ │ + bl 21bac │ │ │ │ subs r5, r0, #0 │ │ │ │ - bne 434b0 │ │ │ │ + bne 447d4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 21d34 │ │ │ │ + bl 21c9c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 43570 │ │ │ │ + beq 44894 │ │ │ │ cmp r4, #4 │ │ │ │ - beq 439e4 │ │ │ │ + beq 44d18 │ │ │ │ vldr s15, [r6] │ │ │ │ - vldr s14, [pc, #356] @ 43824 │ │ │ │ + vldr s14, [pc, #356] @ 44b5c │ │ │ │ vcmp.f32 s15, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ moveq r3, #0 │ │ │ │ andne r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 43570 │ │ │ │ + bne 44894 │ │ │ │ vldr s15, [r6, #4] │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vcmp.f32 s15, s14 │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ moveq r3, #0 │ │ │ │ andne r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 43570 │ │ │ │ + bne 44894 │ │ │ │ mov r0, r7 │ │ │ │ - bl 25484 │ │ │ │ - vldr s14, [r6, #4] │ │ │ │ + bl 253b0 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 439c0 │ │ │ │ + vldr s14, [r6, #4] │ │ │ │ + beq 44cf4 │ │ │ │ vldr s15, [r6] │ │ │ │ vcmp.f32 s15, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne 43570 │ │ │ │ + bne 44894 │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ movne r2, #1 │ │ │ │ moveq r2, r1 │ │ │ │ - bl 23384 │ │ │ │ - b 4356c │ │ │ │ - bl 24fa4 │ │ │ │ - ldr r2, [pc, #160] @ 43800 │ │ │ │ - mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ + bl 232c8 │ │ │ │ + b 44890 │ │ │ │ + bl 24ed0 │ │ │ │ + ldr r2, [pc, #160] @ 44b38 │ │ │ │ mov ip, r0 │ │ │ │ - str ip, [sp] │ │ │ │ + mov r3, r5 │ │ │ │ + mov r1, #1 │ │ │ │ mov r0, #4 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r0, [fp, #-72] @ 0xffffffb8 │ │ │ │ - bl 247dc │ │ │ │ - b 435cc │ │ │ │ - bl 24fa4 │ │ │ │ - ldr r2, [pc, #116] @ 43804 │ │ │ │ + str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r0, [fp, #-72] @ 0xffffffb8 │ │ │ │ + bl 24714 │ │ │ │ + b 44904 │ │ │ │ + bl 24ed0 │ │ │ │ + ldr r2, [pc, #116] @ 44b3c │ │ │ │ mov r3, r0 │ │ │ │ + add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, #4 │ │ │ │ - bl ab6e0 │ │ │ │ + bl b155c │ │ │ │ ldr r0, [fp, #-72] @ 0xffffffb8 │ │ │ │ - bl 247dc │ │ │ │ - b 435cc │ │ │ │ - bl 24fa4 │ │ │ │ - ldr r2, [pc, #80] @ 43808 │ │ │ │ - add r2, pc, r2 │ │ │ │ + bl 24714 │ │ │ │ + b 44904 │ │ │ │ + bl 24ed0 │ │ │ │ + ldr r2, [pc, #80] @ 44b40 │ │ │ │ mov r3, r0 │ │ │ │ - b 43794 │ │ │ │ - eoreq fp, pc, r0 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - strdeq sl, [pc], -r0 @ │ │ │ │ - andeq r1, r0, r4, asr #12 │ │ │ │ - andeq r1, r0, r0, ror #22 │ │ │ │ - @ instruction: 0x0018a9d0 │ │ │ │ - @ instruction: 0x001898b0 │ │ │ │ - andeq r1, r0, r8, ror sl │ │ │ │ - andseq sl, r8, r0, ror #19 │ │ │ │ - eoreq sl, pc, r8, asr #26 │ │ │ │ - andseq ip, fp, r4, lsl #12 │ │ │ │ - @ instruction: 0x0018a7b8 │ │ │ │ - andseq sl, r8, r8, lsr #16 │ │ │ │ - andseq sl, r8, r8, lsr r8 │ │ │ │ - andseq sl, r8, r8, asr #16 │ │ │ │ - andseq r9, r8, r8, asr #30 │ │ │ │ - andseq sl, r8, r4, lsr r6 │ │ │ │ - andseq sl, r8, r0, lsr r6 │ │ │ │ - andseq sl, r8, ip, lsr #12 │ │ │ │ - andseq sl, r8, r8, asr #12 │ │ │ │ - andseq sl, r8, r0, lsr #12 │ │ │ │ - mulseq r8, r8, r4 │ │ │ │ - andseq sl, r8, r0, lsl r5 │ │ │ │ - andseq sl, r8, r4, lsr r5 │ │ │ │ + add r2, pc, r2 │ │ │ │ + b 44acc │ │ │ │ + eorseq r9, r1, r4, ror #25 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + ldrsbteq r9, [r1], -ip │ │ │ │ + andeq r1, r0, r0, lsr r6 │ │ │ │ + andeq r1, r0, ip, asr #22 │ │ │ │ + @ instruction: 0x0019b8f8 │ │ │ │ + @ instruction: 0x0019a7dc │ │ │ │ + andeq r1, r0, r4, ror #20 │ │ │ │ + andseq fp, r9, r8, lsl #18 │ │ │ │ + eorseq r9, r1, r4, lsr sl │ │ │ │ + andseq sp, ip, ip, lsl r5 │ │ │ │ + andseq fp, r9, r8, asr #13 │ │ │ │ + andseq fp, r9, r0, lsr r7 │ │ │ │ + andseq fp, r9, r0, asr r7 │ │ │ │ + andseq fp, r9, r0, ror #14 │ │ │ │ + andseq sl, r9, r0, ror #28 │ │ │ │ + andseq fp, r9, ip, lsr r5 │ │ │ │ + andseq fp, r9, r4, asr #10 │ │ │ │ + andseq fp, r9, r0, asr #10 │ │ │ │ + andseq fp, r9, ip, asr r5 │ │ │ │ + andseq fp, r9, ip, lsr #10 │ │ │ │ + andseq fp, r9, ip, lsr #7 │ │ │ │ + andseq fp, r9, r8, lsr #8 │ │ │ │ + andseq fp, r9, ip, asr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbcmi r0, r8, #0 │ │ │ │ - vldr s13, [r6] │ │ │ │ vmov s15, r2 │ │ │ │ vmov.f64 d9, #96 @ 0x3f000000 0.5 │ │ │ │ - vdiv.f32 s14, s13, s16 │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ mov r1, #0 │ │ │ │ + vldr s13, [r6] │ │ │ │ mov r0, r7 │ │ │ │ - vadd.f32 s14, s14, s15 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - vadd.f64 d7, d7, d9 │ │ │ │ - vcvt.s32.f64 s15, d7 │ │ │ │ + vcvt.f32.s32 s14, s15 │ │ │ │ + vdiv.f32 s15, s13, s16 │ │ │ │ + vadd.f32 s15, s15, s14 │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ + vadd.f64 d16, d16, d9 │ │ │ │ + vcvt.s32.f64 s15, d16 │ │ │ │ vmov r3, s15 │ │ │ │ - mov r2, r3 │ │ │ │ vstr s15, [fp, #-80] @ 0xffffffb0 │ │ │ │ - bl 228e0 │ │ │ │ - ldr r3, [fp, #-80] @ 0xffffffb0 │ │ │ │ + mov r2, r3 │ │ │ │ + bl 2283c │ │ │ │ cmp r0, #0 │ │ │ │ - blt 4397c │ │ │ │ - ldr r2, [pc, #-108] @ 4380c │ │ │ │ + ldr r3, [fp, #-80] @ 0xffffffb0 │ │ │ │ + blt 44cb0 │ │ │ │ + ldr r2, [pc, #-108] @ 44b44 │ │ │ │ mov r1, #7 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #4 │ │ │ │ - bl ab6e0 │ │ │ │ - vldr s15, [r6, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + vldr s15, [fp, #-68] @ 0xffffffbc │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ - vdiv.f32 s14, s15, s16 │ │ │ │ - vldr s15, [fp, #-68] @ 0xffffffbc │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - vadd.f32 s14, s14, s15 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - vadd.f64 d7, d7, d9 │ │ │ │ - vcvt.s32.f64 s15, d7 │ │ │ │ + vldr s13, [r6, #4] │ │ │ │ + vcvt.f32.s32 s14, s15 │ │ │ │ + vdiv.f32 s15, s13, s16 │ │ │ │ + vadd.f32 s15, s15, s14 │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ + vadd.f64 d16, d16, d9 │ │ │ │ + vcvt.s32.f64 s15, d16 │ │ │ │ vmov r3, s15 │ │ │ │ - mov r2, r3 │ │ │ │ vstr s15, [fp, #-80] @ 0xffffffb0 │ │ │ │ - bl 228e0 │ │ │ │ - ldr r3, [fp, #-80] @ 0xffffffb0 │ │ │ │ + mov r2, r3 │ │ │ │ + bl 2283c │ │ │ │ cmp r0, #0 │ │ │ │ - blt 43990 │ │ │ │ - vcvt.f64.f32 d7, s16 │ │ │ │ + ldr r3, [fp, #-80] @ 0xffffffb0 │ │ │ │ + blt 44cc4 │ │ │ │ + vcvt.f64.f32 d8, s16 │ │ │ │ ldrd r0, [fp, #-68] @ 0xffffffbc │ │ │ │ - ldr r2, [pc, #-200] @ 43810 │ │ │ │ - str r1, [sp, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - vstr d7, [sp, #8] │ │ │ │ + ldr r2, [pc, #-200] @ 44b48 │ │ │ │ + strd r0, [sp] │ │ │ │ mov r1, #7 │ │ │ │ - str r0, [sp] │ │ │ │ mov r0, #4 │ │ │ │ - bl ab6e0 │ │ │ │ + vstr d8, [sp, #8] │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r0, r7 │ │ │ │ - bl 21d34 │ │ │ │ + bl 21c9c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 43564 │ │ │ │ + beq 44888 │ │ │ │ vldr s15, [r6] │ │ │ │ mov r0, r7 │ │ │ │ vldr s16, [r6, #4] │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ moveq r4, #1 │ │ │ │ movne r4, #0 │ │ │ │ - bl 25484 │ │ │ │ - vcmp.f32 s16, #0.0 │ │ │ │ + bl 253b0 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 439a4 │ │ │ │ + vcmp.f32 s16, #0.0 │ │ │ │ + beq 44cd8 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ movne r4, #0 │ │ │ │ andeq r4, r4, #1 │ │ │ │ eor r2, r4, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 23384 │ │ │ │ - b 43564 │ │ │ │ + bl 232c8 │ │ │ │ + b 44888 │ │ │ │ ldr r0, [fp, #-72] @ 0xffffffb8 │ │ │ │ - bl 24d10 │ │ │ │ + bl 24c3c │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 435e0 │ │ │ │ - bl 221d8 │ │ │ │ - ldr r2, [pc, #-340] @ 43814 │ │ │ │ - mov r1, #6 │ │ │ │ - add r2, pc, r2 │ │ │ │ + beq 44918 │ │ │ │ + bl 22134 │ │ │ │ + ldr r2, [pc, #-336] @ 44b4c │ │ │ │ mov r3, r0 │ │ │ │ + mov r1, #6 │ │ │ │ mov r0, #4 │ │ │ │ - bl ab6e0 │ │ │ │ - b 434a0 │ │ │ │ - bl 24fa4 │ │ │ │ - ldr r2, [pc, #-368] @ 43818 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 447c4 │ │ │ │ + bl 24ed0 │ │ │ │ + ldr r2, [pc, #-364] @ 44b50 │ │ │ │ mov r3, r0 │ │ │ │ - b 43794 │ │ │ │ - bl 24fa4 │ │ │ │ - ldr r2, [pc, #-384] @ 4381c │ │ │ │ add r2, pc, r2 │ │ │ │ + b 44acc │ │ │ │ + bl 24ed0 │ │ │ │ + ldr r2, [pc, #-380] @ 44b54 │ │ │ │ mov r3, r0 │ │ │ │ - b 43794 │ │ │ │ + add r2, pc, r2 │ │ │ │ + b 44acc │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ movne r2, r1 │ │ │ │ moveq r2, #0 │ │ │ │ - bl 23384 │ │ │ │ - b 43938 │ │ │ │ + bl 232c8 │ │ │ │ + b 44c6c │ │ │ │ vcmp.f32 s14, #0.0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ movne r2, r1 │ │ │ │ moveq r2, #0 │ │ │ │ - bl 23384 │ │ │ │ + bl 232c8 │ │ │ │ vldr s15, [r6] │ │ │ │ - b 43734 │ │ │ │ + b 44a6c │ │ │ │ sub r4, fp, #60 @ 0x3c │ │ │ │ - mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ + vldr s16, [pc, #-464] @ 44b58 │ │ │ │ + mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 23e7c │ │ │ │ - vldr s16, [pc, #-480] @ 43820 │ │ │ │ + bl 23db4 │ │ │ │ ldr r3, [fp, #-60] @ 0xffffffc4 │ │ │ │ - vldr s18, [pc, #-484] @ 43824 │ │ │ │ - cmp r3, #0 │ │ │ │ - mov r1, #1 │ │ │ │ - vmovne.f32 s15, s18 │ │ │ │ - vmoveq.f32 s15, s16 │ │ │ │ mov r2, r4 │ │ │ │ + mov r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ + vldr s17, [pc, #-492] @ 44b5c │ │ │ │ + cmp r3, #0 │ │ │ │ + vseleq.f32 s15, s16, s17 │ │ │ │ vstr s15, [r6] │ │ │ │ - bl 23e7c │ │ │ │ + bl 23db4 │ │ │ │ ldr r3, [fp, #-60] @ 0xffffffc4 │ │ │ │ cmp r3, #0 │ │ │ │ - vmovne.f32 s16, s18 │ │ │ │ + vseleq.f32 s16, s16, s17 │ │ │ │ vstr s16, [r6, #4] │ │ │ │ - b 4356c │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ + b 44890 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - ldr r4, [pc, #148] @ 43ae8 │ │ │ │ + ldr r4, [pc, #164] @ 44e2c │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 43a8c │ │ │ │ + beq 44dc8 │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, #1 │ │ │ │ - bl 21a34 │ │ │ │ + bl 2199c │ │ │ │ cmp r0, #0 │ │ │ │ - blt 43ac8 │ │ │ │ - ldr r2, [pc, #112] @ 43aec │ │ │ │ - pop {r4, lr} │ │ │ │ - add r2, pc, r2 │ │ │ │ + blt 44df0 │ │ │ │ + ldr r2, [pc, #128] @ 44e30 │ │ │ │ mov r1, #6 │ │ │ │ mov r0, #4 │ │ │ │ - b ab6e0 │ │ │ │ - bl 42f68 │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + add sp, sp, #8 │ │ │ │ + add r2, pc, r2 │ │ │ │ + b b155c │ │ │ │ + bl 44224 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4] │ │ │ │ str r3, [r4, #8] │ │ │ │ - bl 255c8 │ │ │ │ + bl 254f4 │ │ │ │ cmp r0, #0 │ │ │ │ - popge {r4, pc} │ │ │ │ - bl 24fa4 │ │ │ │ - ldr r2, [pc, #60] @ 43af0 │ │ │ │ - pop {r4, lr} │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r1, #1 │ │ │ │ + blt 44e18 │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + bl 24ed0 │ │ │ │ + ldr r2, [pc, #56] @ 44e34 │ │ │ │ mov r3, r0 │ │ │ │ - mov r0, #4 │ │ │ │ - b ab6e0 │ │ │ │ - bl 24fa4 │ │ │ │ - ldr r2, [pc, #32] @ 43af4 │ │ │ │ - pop {r4, lr} │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r4, [sp] │ │ │ │ mov r1, #1 │ │ │ │ - mov r3, r0 │ │ │ │ mov r0, #4 │ │ │ │ - b ab6e0 │ │ │ │ - eorseq r5, r0, ip, asr #20 │ │ │ │ - @ instruction: 0x0018a4d8 │ │ │ │ - andseq sl, r8, ip, asr #9 │ │ │ │ - andseq sl, r8, r0, ror #8 │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + add sp, sp, #8 │ │ │ │ + b b155c │ │ │ │ + bl 24ed0 │ │ │ │ + ldr r2, [pc, #20] @ 44e38 │ │ │ │ + mov r3, r0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + b 44e00 │ │ │ │ + eorseq r4, r2, r8, lsl r7 │ │ │ │ + andseq fp, r9, r4, ror #7 │ │ │ │ + andseq fp, r9, r8, lsl #7 │ │ │ │ + andseq fp, r9, ip, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ cmp r2, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r7, r1 │ │ │ │ - beq 43bd8 │ │ │ │ - bl 240d4 │ │ │ │ + beq 44f28 │ │ │ │ + bl 2400c │ │ │ │ mov r5, r0 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 24020 │ │ │ │ + bl 23f58 │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 43c84 │ │ │ │ + beq 44ff4 │ │ │ │ add r2, r5, #1 │ │ │ │ mov r1, r8 │ │ │ │ - bl 22d0c │ │ │ │ + bl 22c68 │ │ │ │ mov r1, #58 @ 0x3a │ │ │ │ mov r0, r6 │ │ │ │ - bl 24b6c │ │ │ │ + bl 24a98 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 43c68 │ │ │ │ - bl 22934 <__ctype_b_loc@plt> │ │ │ │ + beq 44fd8 │ │ │ │ + bl 22890 <__ctype_b_loc@plt> │ │ │ │ ldr r1, [r0] │ │ │ │ ldrb r2, [r4, #1]! │ │ │ │ lsl r3, r2, #1 │ │ │ │ ldrh r3, [r1, r3] │ │ │ │ tst r3, #8192 @ 0x2000 │ │ │ │ - bne 43b58 │ │ │ │ + bne 44ea8 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 43c40 │ │ │ │ + beq 44fb0 │ │ │ │ cmp r2, #123 @ 0x7b │ │ │ │ - bne 43bf4 │ │ │ │ + bne 44f54 │ │ │ │ sub r2, r5, #1 │ │ │ │ - add r2, r6, r2 │ │ │ │ rsb lr, r6, #1 │ │ │ │ - b 43b98 │ │ │ │ + add r2, r6, r2 │ │ │ │ + b 44ee8 │ │ │ │ ldrh r0, [r1, ip] │ │ │ │ tst r0, #8192 @ 0x2000 │ │ │ │ - beq 43bb0 │ │ │ │ + beq 44f00 │ │ │ │ mov r4, r2 │ │ │ │ ldrb r3, [r2], #-1 │ │ │ │ add r0, lr, r2 │ │ │ │ - cmp r0, #0 │ │ │ │ lsl ip, r3, #1 │ │ │ │ - bgt 43b8c │ │ │ │ + cmp r0, #0 │ │ │ │ + bgt 44edc │ │ │ │ cmp r3, #125 @ 0x7d │ │ │ │ - bne 43c0c │ │ │ │ - ldr r3, [pc, #204] @ 43c8c │ │ │ │ + bne 44f6c │ │ │ │ + ldr r3, [pc, #236] @ 44ffc │ │ │ │ add r3, pc, r3 │ │ │ │ - ldm r3!, {r0, r1} │ │ │ │ - ldrb r3, [r3] │ │ │ │ - str r0, [r4] │ │ │ │ - str r1, [r4, #4] │ │ │ │ - strb r3, [r4, #8] │ │ │ │ - b 43c0c │ │ │ │ - ldr r0, [pc, #176] @ 43c90 │ │ │ │ + ldrb r2, [r3, #8] │ │ │ │ + strb r2, [r4, #8] │ │ │ │ + ldrd r2, [r3] │ │ │ │ + str r2, [r4] │ │ │ │ + str r3, [r4, #4] │ │ │ │ + b 44f6c │ │ │ │ + ldr r0, [pc, #208] @ 45000 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r8 │ │ │ │ - add r0, pc, r0 │ │ │ │ - pop {r4, r5, r6, r7, r8, lr} │ │ │ │ mov r2, #0 │ │ │ │ - b 240e0 │ │ │ │ - ldr r3, [pc, #152] @ 43c94 │ │ │ │ - add r2, r6, r5 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + ldr lr, [sp, #20] │ │ │ │ + add sp, sp, #24 │ │ │ │ + b 24018 │ │ │ │ + ldr r3, [pc, #168] @ 45004 │ │ │ │ + add r1, r6, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldm r3!, {r0, r1} │ │ │ │ - str r0, [r6, r5] │ │ │ │ - str r1, [r2, #4] │ │ │ │ - ldr r0, [pc, #132] @ 43c98 │ │ │ │ + ldrd r2, [r3] │ │ │ │ + str r2, [r6, r5] │ │ │ │ + str r3, [r1, #4] │ │ │ │ + ldr r0, [pc, #148] @ 45008 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 240e0 │ │ │ │ + bl 24018 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ cmp r4, #0 │ │ │ │ - blt 43bd8 │ │ │ │ + blt 44f28 │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r3, [pc, #84] @ 43c9c │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r3, [pc, #84] @ 4500c │ │ │ │ add r2, r6, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr r1, [r3] │ │ │ │ + str r1, [r6, r5] │ │ │ │ ldrh r1, [r3, #4] │ │ │ │ ldrb r3, [r3, #6] │ │ │ │ - str r0, [r6, r5] │ │ │ │ strh r1, [r2, #4] │ │ │ │ strb r3, [r2, #6] │ │ │ │ - b 43c0c │ │ │ │ - ldr r3, [pc, #48] @ 43ca0 │ │ │ │ - add r2, r6, r5 │ │ │ │ + b 44f6c │ │ │ │ + ldr r3, [pc, #48] @ 45010 │ │ │ │ + add r1, r6, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldm r3!, {r0, r1} │ │ │ │ - str r0, [r6, r5] │ │ │ │ - str r1, [r2, #4] │ │ │ │ - b 43c0c │ │ │ │ + ldrd r2, [r3] │ │ │ │ + str r2, [r6, r5] │ │ │ │ + str r3, [r1, #4] │ │ │ │ + b 44f6c │ │ │ │ mvn r4, #11 │ │ │ │ - b 43c38 │ │ │ │ - @ instruction: 0x0018a3fc │ │ │ │ - ldrhteq r5, [r0], -r8 │ │ │ │ - @ instruction: 0x0018a3b4 │ │ │ │ - eorseq r5, r0, r0, lsl #17 │ │ │ │ - andseq sl, r8, r0, ror #6 │ │ │ │ - andseq sl, r8, r0, lsr r3 │ │ │ │ + b 44f98 │ │ │ │ + @ instruction: 0x0019b2fc │ │ │ │ + eorseq r4, r2, ip, asr r5 │ │ │ │ + andseq fp, r9, r4, lsr #5 │ │ │ │ + eorseq r4, r2, r0, lsr #10 │ │ │ │ + andseq fp, r9, r0, asr #4 │ │ │ │ + andseq fp, r9, r0, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ add fp, sp, #32 │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #3696] @ 0xe70 │ │ │ │ - mov r7, r0 │ │ │ │ - ldr r0, [pc, #3156] @ 44918 │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r1, [pc, #3152] @ 4491c │ │ │ │ + ldr r3, [pc, #3188] @ 45cb4 │ │ │ │ sub sp, sp, #364 @ 0x16c │ │ │ │ - ldr ip, [pc, #3148] @ 44920 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str ip, [fp, #-380] @ 0xfffffe84 │ │ │ │ - ldr r1, [r0, r1] │ │ │ │ mov r5, r2 │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r1, [r1] │ │ │ │ - str r1, [fp, #-40] @ 0xffffffd8 │ │ │ │ - mov r1, #0 │ │ │ │ - mov r2, #44 @ 0x2c │ │ │ │ - mov r1, #0 │ │ │ │ - sub r0, fp, #344 @ 0x158 │ │ │ │ - str r3, [fp, #-376] @ 0xfffffe88 │ │ │ │ - bl 24368 │ │ │ │ - ldr r3, [pc, #3096] @ 44924 │ │ │ │ - ldr r1, [pc, #3096] @ 44928 │ │ │ │ - ldr r2, [pc, #3096] @ 4492c │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r1, [fp, #-320] @ 0xfffffec0 │ │ │ │ - str r3, [fp, #-332] @ 0xfffffeb4 │ │ │ │ - sub r1, fp, #372 @ 0x174 │ │ │ │ - mov r3, #2 │ │ │ │ + mov lr, #16 │ │ │ │ + vmov.i32 q8, #0 @ 0x00000000 │ │ │ │ sub r4, fp, #300 @ 0x12c │ │ │ │ - str r1, [fp, #-340] @ 0xfffffeac │ │ │ │ - str r2, [fp, #-348] @ 0xfffffea4 │ │ │ │ + ldr r2, [pc, #3168] @ 45cb8 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r6, r1 │ │ │ │ + str lr, [fp, #-376] @ 0xfffffe88 │ │ │ │ + movw lr, #41248 @ 0xa120 │ │ │ │ + movt lr, #7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr ip, [pc, #3144] @ 45cbc │ │ │ │ mov r1, #0 │ │ │ │ + str lr, [fp, #-380] @ 0xfffffe84 │ │ │ │ + mov r0, r4 │ │ │ │ + str r3, [fp, #-348] @ 0xfffffea4 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #3124] @ 45cc0 │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr sl, [pc, #3120] @ 45cc4 │ │ │ │ + ldr r9, [pc, #3120] @ 45cc8 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ movw r2, #257 @ 0x101 │ │ │ │ + add sl, pc, sl │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r3, [r3] │ │ │ │ + str r3, [fp, #-40] @ 0xffffffd8 │ │ │ │ + mov r3, #0 │ │ │ │ + sub r3, fp, #344 @ 0x158 │ │ │ │ + vst1.8 {d16-d17}, [r3] │ │ │ │ + mov r3, #2 │ │ │ │ + str ip, [fp, #-332] @ 0xfffffeb4 │ │ │ │ str r3, [fp, #-328] @ 0xfffffeb8 │ │ │ │ - mov r0, r4 │ │ │ │ + ldr r3, [pc, #3072] @ 45ccc │ │ │ │ + vstr d16, [fp, #-320] @ 0xfffffec0 │ │ │ │ + vstr d16, [fp, #-312] @ 0xfffffec8 │ │ │ │ + vstr d16, [fp, #-308] @ 0xfffffecc │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [fp, #-320] @ 0xfffffec0 │ │ │ │ + sub r3, fp, #372 @ 0x174 │ │ │ │ + str r3, [fp, #-340] @ 0xfffffeac │ │ │ │ sub r3, fp, #356 @ 0x164 │ │ │ │ str r3, [fp, #-324] @ 0xfffffebc │ │ │ │ - bl 24368 │ │ │ │ - ldr r2, [pc, #3028] @ 44930 │ │ │ │ - ldr sl, [pc, #3028] @ 44934 │ │ │ │ - add r2, pc, r2 │ │ │ │ + bl 242a0 │ │ │ │ + ldr r2, [pc, #3032] @ 45cd0 │ │ │ │ mov r1, #6 │ │ │ │ - mov r0, #4 │ │ │ │ mov r3, r7 │ │ │ │ - str r5, [sp, #4] │ │ │ │ + mov r0, #4 │ │ │ │ str r6, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ - add sl, pc, sl │ │ │ │ + str r5, [sp, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - bl 220d0 │ │ │ │ - ldr r2, [pc, #2984] @ 44938 │ │ │ │ - mov r1, #6 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [pc, #2976] @ 4493c │ │ │ │ - add r9, pc, r9 │ │ │ │ + bl 2202c │ │ │ │ + ldr r2, [pc, #2992] @ 45cd4 │ │ │ │ mov r3, r0 │ │ │ │ + mov r1, #6 │ │ │ │ mov r0, #4 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r0, [pc, #2960] @ 44940 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r0, [pc, #2972] @ 45cd8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 21d28 │ │ │ │ - ldr r3, [pc, #2952] @ 44944 │ │ │ │ + bl 21c90 │ │ │ │ + ldr r3, [pc, #2964] @ 45cdc │ │ │ │ cmp r5, #128 @ 0x80 │ │ │ │ ldr r8, [r9, r3] │ │ │ │ str r7, [r8] │ │ │ │ - str r5, [r8, #8] │ │ │ │ str r6, [r8, #4] │ │ │ │ - bgt 43dfc │ │ │ │ + str r5, [r8, #8] │ │ │ │ + bgt 45188 │ │ │ │ cmp r5, #0 │ │ │ │ - ble 43e14 │ │ │ │ - ldr r2, [pc, #2920] @ 44948 │ │ │ │ + ble 451a0 │ │ │ │ + ldr r2, [pc, #2932] @ 45ce0 │ │ │ │ sub r3, r5, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ - bhi 43e14 │ │ │ │ + bhi 451a0 │ │ │ │ add r3, r3, r3 │ │ │ │ ldrh r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop {0} │ │ │ │ cmp r5, #392 @ 0x188 │ │ │ │ - beq 446a4 │ │ │ │ - ble 442cc │ │ │ │ + beq 45a40 │ │ │ │ + ble 4566c │ │ │ │ movw r3, #393 @ 0x189 │ │ │ │ cmp r5, r3 │ │ │ │ - beq 442e0 │ │ │ │ - ldr r3, [pc, #2864] @ 4494c │ │ │ │ - and r2, r5, #320 @ 0x140 │ │ │ │ - add r3, pc, r3 │ │ │ │ - cmp r2, #256 @ 0x100 │ │ │ │ + beq 45680 │ │ │ │ + ldr r3, [pc, #2876] @ 45ce4 │ │ │ │ mov r2, #23 │ │ │ │ + add r3, pc, r3 │ │ │ │ str r2, [r3, #16] │ │ │ │ mov r3, #1 │ │ │ │ str r3, [fp, #-372] @ 0xfffffe8c │ │ │ │ - bne 445f0 │ │ │ │ - ldr r2, [pc, #2832] @ 44950 │ │ │ │ + and r3, r5, #320 @ 0x140 │ │ │ │ + cmp r3, #256 @ 0x100 │ │ │ │ + bne 4598c │ │ │ │ + ldr r2, [pc, #2844] @ 45ce8 │ │ │ │ mov r3, r6 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [fp, #-352] @ 0xfffffea0 │ │ │ │ - ldr r2, [pc, #2820] @ 44954 │ │ │ │ mov r1, #6 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #4 │ │ │ │ - bl ab6e0 │ │ │ │ mov r6, #1 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [fp, #-352] @ 0xfffffea0 │ │ │ │ + ldr r2, [pc, #2820] @ 45cec │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ ldr r0, [fp, #-352] @ 0xfffffea0 │ │ │ │ - bl 240d4 │ │ │ │ - ldr r3, [pc, #2792] @ 44958 │ │ │ │ + bl 2400c │ │ │ │ + ldr r3, [pc, #2804] @ 45cf0 │ │ │ │ sub r1, fp, #348 @ 0x15c │ │ │ │ str r0, [fp, #-356] @ 0xfffffe9c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl b2344 │ │ │ │ - subs r9, r0, #0 │ │ │ │ - bne 44110 │ │ │ │ - ldr sl, [fp, #-356] @ 0xfffffe9c │ │ │ │ - ldr r1, [fp, #-352] @ 0xfffffea0 │ │ │ │ - mov r2, sl │ │ │ │ + bl b87d4 │ │ │ │ + subs r7, r0, #0 │ │ │ │ + bne 454b0 │ │ │ │ + ldr r9, [fp, #-356] @ 0xfffffe9c │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ mov r0, r4 │ │ │ │ - add sl, sl, fp │ │ │ │ - bl 22178 <__memmove_chk@plt> │ │ │ │ + ldr r1, [fp, #-352] @ 0xfffffea0 │ │ │ │ + mov r2, r9 │ │ │ │ + add r9, r9, fp │ │ │ │ + bl 220d4 <__memmove_chk@plt> │ │ │ │ + strb r7, [r9, #-300] @ 0xfffffed4 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ - strb r9, [sl, #-300] @ 0xfffffed4 │ │ │ │ - b 43eb4 │ │ │ │ + b 45240 │ │ │ │ strb r7, [r0] │ │ │ │ mov r1, #46 @ 0x2e │ │ │ │ mov r0, r4 │ │ │ │ - bl 24b6c │ │ │ │ + bl 24a98 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 43eb0 │ │ │ │ + bne 4523c │ │ │ │ mov r7, #58 @ 0x3a │ │ │ │ - b 43ed4 │ │ │ │ + b 45260 │ │ │ │ strb r7, [r0] │ │ │ │ mov r1, #61 @ 0x3d │ │ │ │ mov r0, r4 │ │ │ │ - bl 24b6c │ │ │ │ + bl 24a98 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 43ed0 │ │ │ │ - ldr r2, [pc, #2668] @ 4495c │ │ │ │ + bne 4525c │ │ │ │ + ldr r2, [pc, #2680] @ 45cf4 │ │ │ │ mov r3, r4 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #6 │ │ │ │ mov r0, #4 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r3, [pc, #2648] @ 44960 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r3, [pc, #2660] @ 45cf8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 4412c │ │ │ │ - ldr r4, [pc, #2632] @ 44964 │ │ │ │ + beq 454cc │ │ │ │ + ldr r4, [pc, #2644] @ 45cfc │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 21d4c │ │ │ │ + bl 21cb4 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, #1 │ │ │ │ str r3, [r4, #4] │ │ │ │ - ldr r2, [pc, #2608] @ 44968 │ │ │ │ - ldr r3, [pc, #2528] @ 4491c │ │ │ │ + ldr r2, [pc, #2620] @ 45d00 │ │ │ │ + ldr r3, [pc, #2552] @ 45cc0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [fp, #-40] @ 0xffffffd8 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 448b4 │ │ │ │ + bne 45c50 │ │ │ │ sub sp, fp, #32 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov r2, #5 │ │ │ │ - ldr r3, [pc, #2564] @ 4496c │ │ │ │ + ldr r3, [pc, #2556] @ 45d04 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #16] │ │ │ │ - ldr r2, [pc, #2556] @ 44970 │ │ │ │ mov r3, #1 │ │ │ │ + ldr r2, [pc, #2544] @ 45d08 │ │ │ │ str r3, [fp, #-372] @ 0xfffffe8c │ │ │ │ - add r2, pc, r2 │ │ │ │ sub r3, r6, #1 │ │ │ │ + add r2, pc, r2 │ │ │ │ cmp r3, #7 │ │ │ │ - bhi 43fbc │ │ │ │ + bhi 4535c │ │ │ │ ldrb r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop {0} │ │ │ │ - ldr r3, [pc, #2520] @ 44974 │ │ │ │ - ldr r2, [pc, #2520] @ 44978 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #2512] @ 45d0c │ │ │ │ mov r1, #6 │ │ │ │ mov r0, #4 │ │ │ │ + ldr r2, [pc, #2504] @ 45d10 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [fp, #-352] @ 0xfffffea0 │ │ │ │ - bl ab6e0 │ │ │ │ + bl b155c │ │ │ │ mov r6, #0 │ │ │ │ - b 43e60 │ │ │ │ - ldr r2, [pc, #2488] @ 4497c │ │ │ │ + b 451ec │ │ │ │ + ldr r2, [pc, #2480] @ 45d14 │ │ │ │ mov r3, r6 │ │ │ │ + mov r1, #1 │ │ │ │ + mov r0, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [fp, #-352] @ 0xfffffea0 │ │ │ │ - ldr r2, [pc, #2476] @ 44980 │ │ │ │ - mov r1, #1 │ │ │ │ + ldr r2, [pc, #2460] @ 45d18 │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r0, #4 │ │ │ │ - bl ab6e0 │ │ │ │ - b 43fb4 │ │ │ │ - ldr r3, [pc, #2456] @ 44984 │ │ │ │ + bl b155c │ │ │ │ + b 45354 │ │ │ │ + ldr r3, [pc, #2448] @ 45d1c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ cmp r3, #14 │ │ │ │ - beq 44640 │ │ │ │ - ldr r3, [pc, #2440] @ 44988 │ │ │ │ + beq 459dc │ │ │ │ + ldr r3, [pc, #2432] @ 45d20 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #2436] @ 4498c │ │ │ │ + ldr r2, [pc, #2428] @ 45d24 │ │ │ │ mov r1, #6 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #4 │ │ │ │ str r3, [fp, #-352] @ 0xfffffea0 │ │ │ │ - bl ab6e0 │ │ │ │ - b 43fb4 │ │ │ │ - ldr r3, [pc, #2412] @ 44990 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 45354 │ │ │ │ + ldr r3, [pc, #2404] @ 45d28 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #2408] @ 44994 │ │ │ │ + ldr r2, [pc, #2400] @ 45d2c │ │ │ │ mov r1, #6 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #4 │ │ │ │ str r3, [fp, #-352] @ 0xfffffea0 │ │ │ │ - bl ab6e0 │ │ │ │ - b 43fb4 │ │ │ │ - ldr r3, [pc, #2384] @ 44998 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 45354 │ │ │ │ + ldr r3, [pc, #2376] @ 45d30 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #2380] @ 4499c │ │ │ │ + ldr r2, [pc, #2372] @ 45d34 │ │ │ │ mov r1, #6 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #4 │ │ │ │ str r3, [fp, #-352] @ 0xfffffea0 │ │ │ │ - bl ab6e0 │ │ │ │ - b 43fb4 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 45354 │ │ │ │ mov r2, #32 │ │ │ │ - b 43f60 │ │ │ │ + b 45300 │ │ │ │ mov r2, #35 @ 0x23 │ │ │ │ - b 43f60 │ │ │ │ + b 45300 │ │ │ │ mov r2, #34 @ 0x22 │ │ │ │ - b 43f60 │ │ │ │ + b 45300 │ │ │ │ mov r2, #11 │ │ │ │ - b 43f60 │ │ │ │ + b 45300 │ │ │ │ mov r2, #10 │ │ │ │ - b 43f60 │ │ │ │ - ldr r2, [pc, #2316] @ 449a0 │ │ │ │ - ldr r3, [pc, #2316] @ 449a4 │ │ │ │ - add r2, pc, r2 │ │ │ │ + b 45300 │ │ │ │ + ldr r2, [pc, #2308] @ 45d38 │ │ │ │ mov r1, #14 │ │ │ │ + ldr r3, [pc, #2304] @ 45d3c │ │ │ │ + add r2, pc, r2 │ │ │ │ str r1, [r2, #16] │ │ │ │ mov r2, #1 │ │ │ │ - str r2, [fp, #-372] @ 0xfffffe8c │ │ │ │ add r3, pc, r3 │ │ │ │ + str r2, [fp, #-372] @ 0xfffffe8c │ │ │ │ sub r2, r6, #1 │ │ │ │ cmp r2, #7 │ │ │ │ - bhi 43fbc │ │ │ │ + bhi 4535c │ │ │ │ add r2, r2, r2 │ │ │ │ ldrsh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop {0} │ │ │ │ mov r3, #20 │ │ │ │ - ldr r2, [pc, #2260] @ 449a8 │ │ │ │ + ldr r2, [pc, #2252] @ 45d40 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r2, #16] │ │ │ │ - ldr r2, [pc, #2252] @ 449ac │ │ │ │ mov r3, #1 │ │ │ │ + ldr r2, [pc, #2240] @ 45d44 │ │ │ │ str r3, [fp, #-372] @ 0xfffffe8c │ │ │ │ - add r2, pc, r2 │ │ │ │ sub r3, r6, #1 │ │ │ │ + add r2, pc, r2 │ │ │ │ cmp r3, #7 │ │ │ │ - bhi 43fbc │ │ │ │ + bhi 4535c │ │ │ │ ldrsb r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop {0} │ │ │ │ mov r3, #21 │ │ │ │ - b 440cc │ │ │ │ + b 4546c │ │ │ │ mov r2, #33 @ 0x21 │ │ │ │ - b 43f60 │ │ │ │ - ldr r2, [pc, #2200] @ 449b0 │ │ │ │ + b 45300 │ │ │ │ + ldr r2, [pc, #2192] @ 45d48 │ │ │ │ mov r1, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #4 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r0, #0 │ │ │ │ - b 43f30 │ │ │ │ + b 452bc │ │ │ │ ldr r3, [fp, #-372] @ 0xfffffe8c │ │ │ │ cmp r3, #0 │ │ │ │ moveq r7, #1 │ │ │ │ movne r7, #0 │ │ │ │ - beq 44280 │ │ │ │ - ldr r3, [pc, #2156] @ 449b4 │ │ │ │ + beq 45620 │ │ │ │ + ldr r3, [pc, #2148] @ 45d4c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #2152] @ 449b8 │ │ │ │ + ldr r2, [pc, #2144] @ 45d50 │ │ │ │ mov r1, #6 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #4 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 43af8 │ │ │ │ + bl 44e3c │ │ │ │ cmp r0, #0 │ │ │ │ - bge 441b4 │ │ │ │ + bge 45554 │ │ │ │ cmn r0, #16 │ │ │ │ - beq 4428c │ │ │ │ + beq 4562c │ │ │ │ ldr r7, [fp, #-372] @ 0xfffffe8c │ │ │ │ cmp r7, #0 │ │ │ │ - bne 4428c │ │ │ │ - ldr r2, [pc, #2092] @ 449bc │ │ │ │ + bne 4562c │ │ │ │ + ldr r2, [pc, #2084] @ 45d54 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl ab6e0 │ │ │ │ + bl b155c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 43af8 │ │ │ │ + bl 44e3c │ │ │ │ cmp r0, #0 │ │ │ │ - blt 4476c │ │ │ │ - ldr r3, [pc, #2052] @ 449c0 │ │ │ │ + blt 45b08 │ │ │ │ + ldr r3, [pc, #2044] @ 45d58 │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 2321c │ │ │ │ + bl 2316c │ │ │ │ cmp r0, #0 │ │ │ │ - blt 442ac │ │ │ │ - ldr r2, [pc, #2028] @ 449c4 │ │ │ │ + blt 4564c │ │ │ │ + ldr r2, [pc, #2020] @ 45d5c │ │ │ │ mov r1, #6 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #4 │ │ │ │ - bl ab6e0 │ │ │ │ - bl 22958 │ │ │ │ - mov r2, sp │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + bl 228b4 │ │ │ │ add r0, r0, #7 │ │ │ │ + mov r2, sp │ │ │ │ bic r3, r0, #4080 @ 0xff0 │ │ │ │ + bic r0, r0, #7 │ │ │ │ bic r3, r3, #15 │ │ │ │ sub r3, sp, r3 │ │ │ │ cmp r2, r3 │ │ │ │ - bic r0, r0, #7 │ │ │ │ - beq 4421c │ │ │ │ + beq 455bc │ │ │ │ sub sp, sp, #4096 @ 0x1000 │ │ │ │ mov r2, sp │ │ │ │ cmp r2, r3 │ │ │ │ str r0, [sp, #4092] @ 0xffc │ │ │ │ - bne 44208 │ │ │ │ + bne 455a8 │ │ │ │ ubfx r0, r0, #0, #12 │ │ │ │ cmp r0, #0 │ │ │ │ sub sp, sp, r0 │ │ │ │ - bne 442f4 │ │ │ │ - ldr r3, [pc, #1940] @ 449c8 │ │ │ │ + bne 45694 │ │ │ │ + ldr r3, [pc, #1932] @ 45d60 │ │ │ │ add r4, sp, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ str r4, [r3, #20] │ │ │ │ - bl 22958 │ │ │ │ - mov r1, #0 │ │ │ │ + bl 228b4 │ │ │ │ mov r2, r0 │ │ │ │ + mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 24368 │ │ │ │ - bl 24f74 │ │ │ │ + bl 242a0 │ │ │ │ + bl 24ea0 │ │ │ │ add r3, r0, #7 │ │ │ │ bic r2, r3, #4080 @ 0xff0 │ │ │ │ - bic r2, r2, #15 │ │ │ │ bic r3, r3, #7 │ │ │ │ + bic r2, r2, #15 │ │ │ │ sub r2, sp, r2 │ │ │ │ mov r1, sp │ │ │ │ cmp r1, r2 │ │ │ │ - beq 44304 │ │ │ │ + beq 456a4 │ │ │ │ sub sp, sp, #4096 @ 0x1000 │ │ │ │ str r0, [sp, #4092] @ 0xffc │ │ │ │ - b 44268 │ │ │ │ - ldr r3, [pc, #1860] @ 449cc │ │ │ │ + b 45608 │ │ │ │ + ldr r3, [pc, #1852] @ 45d64 │ │ │ │ add r3, pc, r3 │ │ │ │ - b 44148 │ │ │ │ - bl 24fa4 │ │ │ │ - ldr r2, [pc, #1848] @ 449d0 │ │ │ │ - mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ + b 454e8 │ │ │ │ + bl 24ed0 │ │ │ │ + ldr r2, [pc, #1840] @ 45d68 │ │ │ │ mov r3, r0 │ │ │ │ - mov r0, #4 │ │ │ │ - bl ab6e0 │ │ │ │ - b 44124 │ │ │ │ - bl 24fa4 │ │ │ │ - ldr r2, [pc, #1820] @ 449d4 │ │ │ │ mov r1, #1 │ │ │ │ + mov r0, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 454c4 │ │ │ │ + bl 24ed0 │ │ │ │ + ldr r2, [pc, #1812] @ 45d6c │ │ │ │ mov r3, r0 │ │ │ │ + mov r1, #1 │ │ │ │ mov r0, #4 │ │ │ │ - bl ab6e0 │ │ │ │ - b 441e4 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 45584 │ │ │ │ cmp r5, #264 @ 0x108 │ │ │ │ - beq 446a4 │ │ │ │ + beq 45a40 │ │ │ │ movw r3, #265 @ 0x109 │ │ │ │ cmp r5, r3 │ │ │ │ - bne 43e14 │ │ │ │ + bne 451a0 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [sl, #16] │ │ │ │ mov r3, #1 │ │ │ │ str r3, [fp, #-372] @ 0xfffffe8c │ │ │ │ - b 43e38 │ │ │ │ + b 451c4 │ │ │ │ sub r0, r0, #4 │ │ │ │ add r3, sp, r0 │ │ │ │ str r0, [r3] │ │ │ │ - b 4422c │ │ │ │ + b 455cc │ │ │ │ ubfx r3, r3, #0, #12 │ │ │ │ cmp r3, #0 │ │ │ │ sub sp, sp, r3 │ │ │ │ - beq 44320 │ │ │ │ + beq 456c0 │ │ │ │ sub r3, r3, #4 │ │ │ │ add r3, sp, r3 │ │ │ │ str r0, [r3] │ │ │ │ - ldr r4, [pc, #1712] @ 449d8 │ │ │ │ + ldr r4, [pc, #1704] @ 45d70 │ │ │ │ add r6, sp, #16 │ │ │ │ add r4, pc, r4 │ │ │ │ str r6, [r4, #24] │ │ │ │ - bl 24f74 │ │ │ │ - mov r1, #0 │ │ │ │ + bl 24ea0 │ │ │ │ mov r2, r0 │ │ │ │ + mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 24368 │ │ │ │ - ldr r1, [r4, #20] │ │ │ │ + bl 242a0 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 23c24 │ │ │ │ - cmp r0, #0 │ │ │ │ - blt 44664 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ + bl 23b5c │ │ │ │ + cmp r0, #0 │ │ │ │ + blt 45a00 │ │ │ │ ldr r0, [r4] │ │ │ │ mov r2, #3 │ │ │ │ - bl 223b8 │ │ │ │ + ldr r1, [r4, #20] │ │ │ │ + bl 22314 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 44684 │ │ │ │ + blt 45a20 │ │ │ │ + ldr r0, [r4] │ │ │ │ ldr r2, [r4, #16] │ │ │ │ ldr r1, [r4, #20] │ │ │ │ - ldr r0, [r4] │ │ │ │ - bl 24b60 │ │ │ │ + bl 24a8c │ │ │ │ cmp r0, #0 │ │ │ │ - blt 446d8 │ │ │ │ + blt 45a74 │ │ │ │ ldr r2, [r4, #16] │ │ │ │ - ldr r4, [pc, #1608] @ 449dc │ │ │ │ + ldr r4, [pc, #1600] @ 45d74 │ │ │ │ add r4, pc, r4 │ │ │ │ - ldr r1, [r4, #20] │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 24f8c │ │ │ │ - cmp r0, #0 │ │ │ │ - blt 446b8 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ + bl 24eb8 │ │ │ │ + cmp r0, #0 │ │ │ │ + blt 45a54 │ │ │ │ ldr r0, [r4] │ │ │ │ add r2, r8, #4 │ │ │ │ - bl 246f8 │ │ │ │ - cmp r0, #0 │ │ │ │ - blt 4472c │ │ │ │ ldr r1, [r4, #20] │ │ │ │ + bl 24630 │ │ │ │ + cmp r0, #0 │ │ │ │ + blt 45ac8 │ │ │ │ ldr r0, [r4] │ │ │ │ mov r2, #0 │ │ │ │ - bl 25034 │ │ │ │ - cmp r0, #0 │ │ │ │ - blt 4474c │ │ │ │ ldr r1, [r4, #20] │ │ │ │ + bl 24f60 │ │ │ │ + cmp r0, #0 │ │ │ │ + blt 45ae8 │ │ │ │ ldr r0, [r4] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ - bl 22e98 │ │ │ │ + ldr r1, [r4, #20] │ │ │ │ + bl 22df4 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 4478c │ │ │ │ + blt 45b28 │ │ │ │ ldr r0, [r8, #8] │ │ │ │ - bl bfb04 │ │ │ │ - ldr r1, [r8, #4] │ │ │ │ - ldr ip, [r8] │ │ │ │ + bl c6a4c │ │ │ │ mov r3, #0 │ │ │ │ - cmp r0, #0 │ │ │ │ add r2, r0, #7 │ │ │ │ + ldr ip, [r8] │ │ │ │ + cmp r0, r3 │ │ │ │ + ldr r1, [r8, #4] │ │ │ │ movge r2, r0 │ │ │ │ - asr r2, r2, #3 │ │ │ │ - mul r2, r1, r2 │ │ │ │ - ldr r0, [r4] │ │ │ │ - mul ip, r2, ip │ │ │ │ - str r2, [r4, #12] │ │ │ │ - ldr r1, [r4, #20] │ │ │ │ + asr r0, r2, #3 │ │ │ │ sub r2, fp, #380 @ 0x17c │ │ │ │ + mul r0, r1, r0 │ │ │ │ + ldr r1, [r4, #20] │ │ │ │ + mul ip, r0, ip │ │ │ │ + str r0, [r4, #12] │ │ │ │ + ldr r0, [r4] │ │ │ │ str ip, [r8, #12] │ │ │ │ - bl 23e10 │ │ │ │ + bl 23d48 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 447b4 │ │ │ │ - ldr r1, [r4, #20] │ │ │ │ + blt 45b50 │ │ │ │ ldr r0, [r4] │ │ │ │ mov r3, #0 │ │ │ │ sub r2, fp, #376 @ 0x178 │ │ │ │ - bl 23510 │ │ │ │ - cmp r0, #0 │ │ │ │ - blt 447d4 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ + bl 23454 │ │ │ │ + cmp r0, #0 │ │ │ │ + blt 45b70 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 22c40 │ │ │ │ + ldr r1, [r4, #20] │ │ │ │ + bl 22b9c │ │ │ │ cmp r0, #0 │ │ │ │ - blt 447f4 │ │ │ │ + blt 45b90 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ sub r1, fp, #364 @ 0x16c │ │ │ │ - bl 23240 │ │ │ │ + bl 23190 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 44814 │ │ │ │ - ldr r1, [r4, #12] │ │ │ │ + blt 45bb0 │ │ │ │ ldr r3, [fp, #-364] @ 0xfffffe94 │ │ │ │ - ldr r2, [pc, #1356] @ 449e0 │ │ │ │ - mul r3, r1, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #6 │ │ │ │ + ldr r0, [r4, #12] │ │ │ │ + ldr r2, [pc, #1344] @ 45d78 │ │ │ │ + mul r3, r0, r3 │ │ │ │ mov r0, #4 │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r8, #20] │ │ │ │ - bl ab6e0 │ │ │ │ + bl b155c │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r2, #0 │ │ │ │ sub r1, fp, #368 @ 0x170 │ │ │ │ - bl 23cfc │ │ │ │ + bl 23c34 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 44834 │ │ │ │ - ldr r2, [pc, #1308] @ 449e4 │ │ │ │ - ldr r3, [fp, #-368] @ 0xfffffe90 │ │ │ │ - add r2, pc, r2 │ │ │ │ + blt 45bd0 │ │ │ │ + ldr r2, [pc, #1300] @ 45d7c │ │ │ │ mov r1, #6 │ │ │ │ mov r0, #4 │ │ │ │ - bl ab6e0 │ │ │ │ ldr r3, [fp, #-368] @ 0xfffffe90 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r3, [fp, #-368] @ 0xfffffe90 │ │ │ │ + ldr r0, [r4] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r1, [r4, #24] │ │ │ │ mul r3, r2, r3 │ │ │ │ - ldr r0, [r4] │ │ │ │ str r3, [r8, #16] │ │ │ │ - bl 21e60 │ │ │ │ + bl 21dc8 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 44854 │ │ │ │ - ldr r4, [pc, #1252] @ 449e8 │ │ │ │ + blt 45bf0 │ │ │ │ + ldr r4, [pc, #1244] @ 45d80 │ │ │ │ sub r1, fp, #360 @ 0x168 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ - bl 249d4 │ │ │ │ + bl 24900 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 44874 │ │ │ │ + blt 45c10 │ │ │ │ ldr r2, [fp, #-368] @ 0xfffffe90 │ │ │ │ - ldr r1, [r4, #24] │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 22310 │ │ │ │ + ldr r1, [r4, #24] │ │ │ │ + bl 2226c │ │ │ │ cmp r0, #0 │ │ │ │ - blt 44894 │ │ │ │ + blt 45c30 │ │ │ │ ldr r2, [fp, #-360] @ 0xfffffe98 │ │ │ │ - ldr r1, [r4, #24] │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 23e70 │ │ │ │ + ldr r1, [r4, #24] │ │ │ │ + bl 23da8 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 448b8 │ │ │ │ + blt 45c54 │ │ │ │ ldr r2, [fp, #-360] @ 0xfffffe98 │ │ │ │ - ldr r1, [r4, #24] │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 21704 │ │ │ │ - cmp r0, #0 │ │ │ │ - blt 448f8 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ + bl 2166c │ │ │ │ + cmp r0, #0 │ │ │ │ + blt 45c94 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 228d4 │ │ │ │ + ldr r1, [r4, #24] │ │ │ │ + bl 22830 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 448d8 │ │ │ │ + blt 45c74 │ │ │ │ + ldm r8, {r5, r7} │ │ │ │ ldr r0, [r4, #16] │ │ │ │ ldr r6, [r4, #12] │ │ │ │ - ldr r7, [r8] │ │ │ │ - ldr r5, [r8, #4] │ │ │ │ ldr r4, [r8, #20] │ │ │ │ - bl 22d24 │ │ │ │ - ldr r2, [pc, #1112] @ 449ec │ │ │ │ - mov r3, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ + bl 22c80 │ │ │ │ + ldr r2, [pc, #1108] @ 45d84 │ │ │ │ + mov r3, r5 │ │ │ │ mov r1, #6 │ │ │ │ - str r4, [sp, #8] │ │ │ │ + str r7, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - str r5, [sp] │ │ │ │ + str r4, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, #4 │ │ │ │ - bl ab6e0 │ │ │ │ - b 43f14 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 452a0 │ │ │ │ mov r2, #4 │ │ │ │ - b 43f60 │ │ │ │ + b 45300 │ │ │ │ mov r3, #15 │ │ │ │ - b 440cc │ │ │ │ + b 4546c │ │ │ │ mov r3, #12 │ │ │ │ - b 440cc │ │ │ │ + b 4546c │ │ │ │ mov r3, #13 │ │ │ │ - b 440cc │ │ │ │ - ldr r3, [pc, #1040] @ 449f0 │ │ │ │ + b 4546c │ │ │ │ + ldr r3, [pc, #1036] @ 45d88 │ │ │ │ mov r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #16] │ │ │ │ mov r3, #1 │ │ │ │ str r3, [fp, #-372] @ 0xfffffe8c │ │ │ │ - ldr r2, [pc, #1020] @ 449f4 │ │ │ │ + ldr r2, [pc, #1016] @ 45d8c │ │ │ │ sub r3, r6, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #7 │ │ │ │ - bhi 43fbc │ │ │ │ + bhi 4535c │ │ │ │ add r3, r3, r3 │ │ │ │ ldrsh r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop {0} │ │ │ │ - ldr r3, [pc, #988] @ 449f8 │ │ │ │ + ldr r3, [pc, #984] @ 45d90 │ │ │ │ mov r2, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #16] │ │ │ │ mov r3, #1 │ │ │ │ str r3, [fp, #-372] @ 0xfffffe8c │ │ │ │ - b 445f0 │ │ │ │ + b 4598c │ │ │ │ mov r2, #1 │ │ │ │ - b 43f60 │ │ │ │ + b 45300 │ │ │ │ mov r2, #0 │ │ │ │ - b 43f60 │ │ │ │ - ldr r3, [pc, #948] @ 449fc │ │ │ │ + b 45300 │ │ │ │ + ldr r3, [pc, #944] @ 45d94 │ │ │ │ add r3, pc, r3 │ │ │ │ - b 44000 │ │ │ │ - ldr r3, [pc, #940] @ 44a00 │ │ │ │ + b 453a0 │ │ │ │ + ldr r3, [pc, #936] @ 45d98 │ │ │ │ add r3, pc, r3 │ │ │ │ - b 44024 │ │ │ │ - ldr r3, [pc, #932] @ 44a04 │ │ │ │ + b 453c4 │ │ │ │ + ldr r3, [pc, #928] @ 45d9c │ │ │ │ add r3, pc, r3 │ │ │ │ - b 44048 │ │ │ │ - bl 24fa4 │ │ │ │ - ldr r2, [pc, #920] @ 44a08 │ │ │ │ - mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ + b 453e8 │ │ │ │ + bl 24ed0 │ │ │ │ + ldr r2, [pc, #916] @ 45da0 │ │ │ │ mov r3, r0 │ │ │ │ - mov r0, #4 │ │ │ │ - bl ab6e0 │ │ │ │ - b 44124 │ │ │ │ - bl 24fa4 │ │ │ │ - ldr r2, [pc, #892] @ 44a0c │ │ │ │ mov r1, #1 │ │ │ │ + mov r0, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 454c4 │ │ │ │ + bl 24ed0 │ │ │ │ + ldr r2, [pc, #888] @ 45da4 │ │ │ │ mov r3, r0 │ │ │ │ + mov r1, #1 │ │ │ │ mov r0, #4 │ │ │ │ - bl ab6e0 │ │ │ │ - b 44124 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 454c4 │ │ │ │ mov r3, #3 │ │ │ │ str r3, [sl, #16] │ │ │ │ mov r3, #1 │ │ │ │ str r3, [fp, #-372] @ 0xfffffe8c │ │ │ │ - b 43e38 │ │ │ │ - bl 24fa4 │ │ │ │ - ldr r2, [pc, #844] @ 44a10 │ │ │ │ - mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ + b 451c4 │ │ │ │ + bl 24ed0 │ │ │ │ + ldr r2, [pc, #840] @ 45da8 │ │ │ │ mov r3, r0 │ │ │ │ + mov r1, #1 │ │ │ │ mov r0, #4 │ │ │ │ - bl ab6e0 │ │ │ │ - b 44124 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 454c4 │ │ │ │ mov r0, r5 │ │ │ │ - bl bfd78 │ │ │ │ - ldr r2, [pc, #812] @ 44a14 │ │ │ │ + bl c6cd4 │ │ │ │ + ldr r2, [pc, #808] @ 45dac │ │ │ │ mov r1, #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ ldr r3, [r8, #8] │ │ │ │ mov r2, #2 │ │ │ │ + str r2, [r4, #16] │ │ │ │ and r3, r3, #448 @ 0x1c0 │ │ │ │ cmp r3, #256 @ 0x100 │ │ │ │ - str r2, [r4, #16] │ │ │ │ - beq 447ac │ │ │ │ + beq 45b48 │ │ │ │ cmp r3, #384 @ 0x180 │ │ │ │ movw r2, #393 @ 0x189 │ │ │ │ movne r3, #9 │ │ │ │ moveq r3, r2 │ │ │ │ mov r2, #2 │ │ │ │ str r3, [r8, #8] │ │ │ │ - b 4438c │ │ │ │ - bl 24fa4 │ │ │ │ - ldr r2, [pc, #736] @ 44a18 │ │ │ │ - mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ + b 4572c │ │ │ │ + bl 24ed0 │ │ │ │ + ldr r2, [pc, #732] @ 45db0 │ │ │ │ mov r3, r0 │ │ │ │ - mov r0, #4 │ │ │ │ - bl ab6e0 │ │ │ │ - b 44124 │ │ │ │ - bl 24fa4 │ │ │ │ - ldr r2, [pc, #708] @ 44a1c │ │ │ │ mov r1, #1 │ │ │ │ + mov r0, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 454c4 │ │ │ │ + bl 24ed0 │ │ │ │ + ldr r2, [pc, #704] @ 45db4 │ │ │ │ mov r3, r0 │ │ │ │ - mov r0, #4 │ │ │ │ - bl ab6e0 │ │ │ │ - b 44124 │ │ │ │ - bl 24fa4 │ │ │ │ - ldr r2, [pc, #680] @ 44a20 │ │ │ │ mov r1, #1 │ │ │ │ + mov r0, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 454c4 │ │ │ │ + bl 24ed0 │ │ │ │ + ldr r2, [pc, #676] @ 45db8 │ │ │ │ mov r3, r0 │ │ │ │ - mov r0, #4 │ │ │ │ - bl ab6e0 │ │ │ │ - b 44124 │ │ │ │ - bl 24fa4 │ │ │ │ - ldr r2, [pc, #652] @ 44a24 │ │ │ │ mov r1, #1 │ │ │ │ + mov r0, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 454c4 │ │ │ │ + bl 24ed0 │ │ │ │ + ldr r2, [pc, #648] @ 45dbc │ │ │ │ mov r3, r0 │ │ │ │ - mov r0, #4 │ │ │ │ - bl ab6e0 │ │ │ │ - b 44124 │ │ │ │ - movw r3, #265 @ 0x109 │ │ │ │ - b 44720 │ │ │ │ - bl 24fa4 │ │ │ │ - ldr r2, [pc, #616] @ 44a28 │ │ │ │ mov r1, #1 │ │ │ │ + mov r0, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 454c4 │ │ │ │ + movw r3, #265 @ 0x109 │ │ │ │ + b 45abc │ │ │ │ + bl 24ed0 │ │ │ │ + ldr r2, [pc, #612] @ 45dc0 │ │ │ │ mov r3, r0 │ │ │ │ - mov r0, #4 │ │ │ │ - bl ab6e0 │ │ │ │ - b 44124 │ │ │ │ - bl 24fa4 │ │ │ │ - ldr r2, [pc, #588] @ 44a2c │ │ │ │ mov r1, #1 │ │ │ │ + mov r0, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 454c4 │ │ │ │ + bl 24ed0 │ │ │ │ + ldr r2, [pc, #584] @ 45dc4 │ │ │ │ mov r3, r0 │ │ │ │ - mov r0, #4 │ │ │ │ - bl ab6e0 │ │ │ │ - b 44124 │ │ │ │ - bl 24fa4 │ │ │ │ - ldr r2, [pc, #560] @ 44a30 │ │ │ │ mov r1, #1 │ │ │ │ + mov r0, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 454c4 │ │ │ │ + bl 24ed0 │ │ │ │ + ldr r2, [pc, #556] @ 45dc8 │ │ │ │ mov r3, r0 │ │ │ │ - mov r0, #4 │ │ │ │ - bl ab6e0 │ │ │ │ - b 44124 │ │ │ │ - bl 24fa4 │ │ │ │ - ldr r2, [pc, #532] @ 44a34 │ │ │ │ mov r1, #1 │ │ │ │ + mov r0, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 454c4 │ │ │ │ + bl 24ed0 │ │ │ │ + ldr r2, [pc, #528] @ 45dcc │ │ │ │ mov r3, r0 │ │ │ │ - mov r0, #4 │ │ │ │ - bl ab6e0 │ │ │ │ - b 44124 │ │ │ │ - bl 24fa4 │ │ │ │ - ldr r2, [pc, #504] @ 44a38 │ │ │ │ mov r1, #1 │ │ │ │ + mov r0, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 454c4 │ │ │ │ + bl 24ed0 │ │ │ │ + ldr r2, [pc, #500] @ 45dd0 │ │ │ │ mov r3, r0 │ │ │ │ - mov r0, #4 │ │ │ │ - bl ab6e0 │ │ │ │ - b 44124 │ │ │ │ - bl 24fa4 │ │ │ │ - ldr r2, [pc, #476] @ 44a3c │ │ │ │ mov r1, #1 │ │ │ │ + mov r0, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 454c4 │ │ │ │ + bl 24ed0 │ │ │ │ + ldr r2, [pc, #472] @ 45dd4 │ │ │ │ mov r3, r0 │ │ │ │ - mov r0, #4 │ │ │ │ - bl ab6e0 │ │ │ │ - b 44124 │ │ │ │ - bl 24fa4 │ │ │ │ - ldr r2, [pc, #448] @ 44a40 │ │ │ │ mov r1, #1 │ │ │ │ + mov r0, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 454c4 │ │ │ │ + bl 24ed0 │ │ │ │ + ldr r2, [pc, #444] @ 45dd8 │ │ │ │ mov r3, r0 │ │ │ │ - mov r0, #4 │ │ │ │ - bl ab6e0 │ │ │ │ - b 44124 │ │ │ │ - bl 24fa4 │ │ │ │ - ldr r2, [pc, #420] @ 44a44 │ │ │ │ mov r1, #1 │ │ │ │ + mov r0, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 454c4 │ │ │ │ + bl 24ed0 │ │ │ │ + ldr r2, [pc, #416] @ 45ddc │ │ │ │ mov r3, r0 │ │ │ │ - mov r0, #4 │ │ │ │ - bl ab6e0 │ │ │ │ - b 44124 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - bl 24fa4 │ │ │ │ - ldr r2, [pc, #388] @ 44a48 │ │ │ │ mov r1, #1 │ │ │ │ + mov r0, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 454c4 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + bl 24ed0 │ │ │ │ + ldr r2, [pc, #384] @ 45de0 │ │ │ │ mov r3, r0 │ │ │ │ - mov r0, #4 │ │ │ │ - bl ab6e0 │ │ │ │ - b 44124 │ │ │ │ - bl 24fa4 │ │ │ │ - ldr r2, [pc, #360] @ 44a4c │ │ │ │ mov r1, #1 │ │ │ │ + mov r0, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 454c4 │ │ │ │ + bl 24ed0 │ │ │ │ + ldr r2, [pc, #356] @ 45de4 │ │ │ │ mov r3, r0 │ │ │ │ - mov r0, #4 │ │ │ │ - bl ab6e0 │ │ │ │ - b 44124 │ │ │ │ - bl 24fa4 │ │ │ │ - ldr r2, [pc, #332] @ 44a50 │ │ │ │ mov r1, #1 │ │ │ │ + mov r0, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 454c4 │ │ │ │ + bl 24ed0 │ │ │ │ + ldr r2, [pc, #328] @ 45de8 │ │ │ │ mov r3, r0 │ │ │ │ + mov r1, #1 │ │ │ │ mov r0, #4 │ │ │ │ - bl ab6e0 │ │ │ │ - b 44124 │ │ │ │ - strdeq sl, [pc], -r0 @ │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - andeq sl, r7, r0, lsr #2 │ │ │ │ - andseq r6, r9, r4, lsr #22 │ │ │ │ - @ instruction: 0xffffedf8 │ │ │ │ - andseq r7, r8, r0, ror #28 │ │ │ │ - andseq sl, r8, r4, asr #5 │ │ │ │ - eorseq r5, r0, r4, lsr #14 │ │ │ │ - andseq sl, r8, r8, asr #5 │ │ │ │ - eoreq sl, pc, r8, lsr #10 │ │ │ │ - @ instruction: 0xfffff3d8 │ │ │ │ - andeq r1, r0, r4, asr #12 │ │ │ │ - andseq r6, ip, sl, ror #16 │ │ │ │ - eorseq r5, r0, r0, lsl #13 │ │ │ │ - andseq sl, r8, r4, lsr r2 │ │ │ │ - andseq sl, r8, ip, lsr #4 │ │ │ │ - andeq r1, r0, r4, lsr #20 │ │ │ │ - @ instruction: 0x0018a3d0 │ │ │ │ - mlaseq r0, r8, r5, r5 │ │ │ │ - eorseq r5, r0, r4, lsl #11 │ │ │ │ - eoreq sl, pc, r8, lsl #7 │ │ │ │ - eorseq r5, r0, r8, lsr r5 │ │ │ │ - @ instruction: 0x001c67d2 │ │ │ │ - andseq fp, fp, r0, lsl ip │ │ │ │ - andseq sl, r8, r8, lsl r1 │ │ │ │ - andseq fp, fp, r8, ror #23 │ │ │ │ - andseq sl, r8, r4, lsl #3 │ │ │ │ - ldrhteq r5, [r0], -r4 │ │ │ │ - @ instruction: 0x00189fd8 │ │ │ │ - ldrsbeq sl, [r8], -r8 │ │ │ │ - andseq r9, r8, ip, ror #31 │ │ │ │ - andseq sl, r8, r4, lsl #2 │ │ │ │ - andseq r9, r8, ip, lsr #31 │ │ │ │ - ldrheq sl, [r8], -r8 │ │ │ │ - eorseq r5, r0, r8, lsl #8 │ │ │ │ - andseq r6, ip, sl, lsr #13 │ │ │ │ - eorseq r5, r0, ip, asr #7 │ │ │ │ - andseq r6, ip, lr, ror r6 │ │ │ │ - andseq sl, r8, ip, rrx │ │ │ │ - andseq r8, r8, r8, lsl #4 │ │ │ │ - andseq sl, r8, ip, lsl #3 │ │ │ │ - andseq sl, r8, r8, ror r1 │ │ │ │ - eorseq r5, r0, r0, ror #5 │ │ │ │ - andseq sl, r8, r8, asr #3 │ │ │ │ - eorseq r5, r0, r8, ror #4 │ │ │ │ - mulseq r8, r4, sp │ │ │ │ - ldrheq sl, [r8], -ip │ │ │ │ - andseq sl, r8, r0, asr #1 │ │ │ │ - eorseq r5, r0, r4, ror r1 │ │ │ │ - eorseq r5, r0, ip, lsl #2 │ │ │ │ - andseq sl, r8, ip, lsr #2 │ │ │ │ - andseq sl, r8, r4, asr #2 │ │ │ │ - mlaseq r0, r8, pc, r4 @ │ │ │ │ - andseq sl, r8, r4, ror r1 │ │ │ │ - ldrhteq r4, [r0], -ip │ │ │ │ - andseq r6, ip, r2, ror r1 │ │ │ │ - eorseq r4, r0, r0, lsl #29 │ │ │ │ - andseq r9, r8, r0, lsl #19 │ │ │ │ - andseq r9, r8, ip, lsr #19 │ │ │ │ - andseq r9, r8, r4, lsl #19 │ │ │ │ - andseq r9, r8, r0, ror #26 │ │ │ │ - andseq r9, r8, r0, ror sp │ │ │ │ - andseq r9, r8, ip, lsr #27 │ │ │ │ - andseq r9, r8, r4, asr #26 │ │ │ │ - andseq r9, r8, ip, asr sp │ │ │ │ - andseq r9, r8, r4, ror #26 │ │ │ │ - @ instruction: 0x00189bdc │ │ │ │ - andseq r9, r8, r0, asr sp │ │ │ │ - andseq r9, r8, r4, asr sp │ │ │ │ - andseq r9, r8, r4, ror #26 │ │ │ │ - andseq r9, r8, ip, ror #26 │ │ │ │ - andseq r9, r8, r8, ror sp │ │ │ │ - andseq r9, r8, r0, lsr #27 │ │ │ │ - andseq r9, r8, ip, asr #27 │ │ │ │ - @ instruction: 0x00189dd8 │ │ │ │ - andseq r9, r8, r0, ror #27 │ │ │ │ - andseq r9, r8, ip, ror #27 │ │ │ │ - andseq r9, r8, r8, asr #26 │ │ │ │ - @ instruction: 0x00189dd8 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 454c4 │ │ │ │ + andseq r8, r9, r0, ror #26 │ │ │ │ + eorseq r9, r1, r0, asr r2 │ │ │ │ + @ instruction: 0x001a79fc │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq r4, r2, r0, lsl #8 │ │ │ │ + eorseq r9, r1, r0, lsr r2 │ │ │ │ + @ instruction: 0xffffecb8 │ │ │ │ + andseq fp, r9, r8, ror #2 │ │ │ │ + andseq fp, r9, ip, ror r1 │ │ │ │ + @ instruction: 0xfffff340 │ │ │ │ + andeq r1, r0, r0, lsr r6 │ │ │ │ + andseq r7, sp, lr, lsr #14 │ │ │ │ + ldrshteq r4, [r2], -r4 │ │ │ │ + andseq fp, r9, ip, ror #1 │ │ │ │ + andseq fp, r9, r8, ror #1 │ │ │ │ + andeq r1, r0, r0, lsl sl │ │ │ │ + andseq fp, r9, ip, lsl #5 │ │ │ │ + eorseq r4, r2, ip, lsl #4 │ │ │ │ + ldrshteq r4, [r2], -r8 │ │ │ │ + eorseq r9, r1, ip │ │ │ │ + mlaseq r2, r8, r1, r4 │ │ │ │ + andseq r7, sp, lr, ror r6 │ │ │ │ + @ instruction: 0x001ccab8 │ │ │ │ + andseq sl, r9, r0, asr #31 │ │ │ │ + mulseq ip, r0, sl │ │ │ │ + andseq fp, r9, r0, lsr r0 │ │ │ │ + eorseq r4, r2, r4, lsl r1 │ │ │ │ + andseq sl, r9, r8, lsl #29 │ │ │ │ + andseq sl, r9, r0, lsl #31 │ │ │ │ + mulseq r9, ip, lr │ │ │ │ + andseq sl, r9, ip, lsr #31 │ │ │ │ + andseq sl, r9, ip, asr lr │ │ │ │ + andseq sl, r9, r0, ror #30 │ │ │ │ + eorseq r4, r2, r4, rrx │ │ │ │ + andseq r7, sp, lr, asr r5 │ │ │ │ + eorseq r4, r2, ip, lsr #32 │ │ │ │ + andseq r7, sp, sl, lsr #10 │ │ │ │ + andseq sl, r9, r8, lsl pc │ │ │ │ + ldrheq r9, [r9], -r8 │ │ │ │ + andseq fp, r9, r8, lsr r0 │ │ │ │ + andseq fp, r9, r8, lsr #32 │ │ │ │ + eorseq r3, r2, r0, asr #30 │ │ │ │ + andseq fp, r9, r4, ror r0 │ │ │ │ + eorseq r3, r2, r8, asr #29 │ │ │ │ + andseq sl, r9, r4, asr #24 │ │ │ │ + andseq sl, r9, r4, ror #30 │ │ │ │ + andseq sl, r9, r8, ror #30 │ │ │ │ + ldrsbteq r3, [r2], -r4 │ │ │ │ + eorseq r3, r2, ip, ror #26 │ │ │ │ + @ instruction: 0x0019afd4 │ │ │ │ + andseq sl, r9, ip, ror #31 │ │ │ │ + ldrshteq r3, [r2], -r8 │ │ │ │ + andseq fp, r9, r0, lsl r0 │ │ │ │ + eorseq r3, r2, r0, lsr #22 │ │ │ │ + andseq r7, sp, r6, lsr #32 │ │ │ │ + eorseq r3, r2, r4, ror #21 │ │ │ │ + andseq sl, r9, r4, lsr r8 │ │ │ │ + andseq sl, r9, r0, ror #16 │ │ │ │ + andseq sl, r9, r8, lsr r8 │ │ │ │ + andseq sl, r9, ip, lsl #24 │ │ │ │ + andseq sl, r9, ip, lsl ip │ │ │ │ + andseq sl, r9, r8, asr ip │ │ │ │ + @ instruction: 0x0019abf0 │ │ │ │ + andseq sl, r9, r8, lsl #24 │ │ │ │ + andseq sl, r9, r0, lsl ip │ │ │ │ + andseq sl, r9, r8, lsl #21 │ │ │ │ + @ instruction: 0x0019abfc │ │ │ │ + andseq sl, r9, r0, lsl #24 │ │ │ │ + andseq sl, r9, r0, lsl ip │ │ │ │ + andseq sl, r9, r8, lsl ip │ │ │ │ + andseq sl, r9, r4, lsr #24 │ │ │ │ + andseq sl, r9, ip, asr #24 │ │ │ │ + andseq sl, r9, r8, ror ip │ │ │ │ + andseq sl, r9, r4, lsl #25 │ │ │ │ + andseq sl, r9, ip, lsl #25 │ │ │ │ + mulseq r9, r8, ip │ │ │ │ + @ instruction: 0x0019abf4 │ │ │ │ + andseq sl, r9, r4, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ - ldr r2, [pc, #388] @ 44bf0 │ │ │ │ - ldr r3, [pc, #388] @ 44bf4 │ │ │ │ + ldr r2, [pc, #412] @ 45fac │ │ │ │ + sub sp, sp, #88 @ 0x58 │ │ │ │ + subs r5, r0, #0 │ │ │ │ + ldr r3, [pc, #404] @ 45fb0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - sub sp, sp, #92 @ 0x5c │ │ │ │ - subs r5, r0, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov r3, #0 │ │ │ │ - beq 44ae8 │ │ │ │ - ldr r2, [pc, #356] @ 44bf8 │ │ │ │ + beq 45e9c │ │ │ │ + ldr r2, [pc, #380] @ 45fb4 │ │ │ │ mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #6 │ │ │ │ mov r0, #28 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ mov r0, r5 │ │ │ │ - bl 226a0 │ │ │ │ + bl 225fc │ │ │ │ subs r4, r0, #0 │ │ │ │ - blt 44bc4 │ │ │ │ - ldr r2, [pc, #316] @ 44bfc │ │ │ │ - ldr r3, [pc, #304] @ 44bf4 │ │ │ │ + blt 45f80 │ │ │ │ + ldr r2, [pc, #340] @ 45fb8 │ │ │ │ + ldr r3, [pc, #328] @ 45fb0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 44bec │ │ │ │ + bne 45fa8 │ │ │ │ mov r0, r4 │ │ │ │ - add sp, sp, #92 @ 0x5c │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ - ldr r7, [pc, #272] @ 44c00 │ │ │ │ + add sp, sp, #88 @ 0x58 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r7, [pc, #280] @ 45fbc │ │ │ │ + movw r8, #17666 @ 0x4502 │ │ │ │ + movt r8, #32776 @ 0x8008 │ │ │ │ add r6, sp, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ - b 44b0c │ │ │ │ + b 45ec8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 21cec │ │ │ │ + bl 21c54 │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r5, #32 │ │ │ │ - beq 44b98 │ │ │ │ + beq 45f54 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ + str r5, [sp] │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ - str r5, [sp] │ │ │ │ - bl 21bf0 <__sprintf_chk@plt> │ │ │ │ + bl 21b58 <__sprintf_chk@plt> │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ mov r0, r6 │ │ │ │ - bl 226a0 │ │ │ │ + bl 225fc │ │ │ │ subs r4, r0, #0 │ │ │ │ - blt 44b00 │ │ │ │ - ldr r1, [pc, #196] @ 44c04 │ │ │ │ + blt 45ebc │ │ │ │ add r2, sp, #12 │ │ │ │ - bl 21e78 <__ioctl_time64@plt> │ │ │ │ + mov r1, r8 │ │ │ │ + bl 21de0 <__ioctl_time64@plt> │ │ │ │ cmn r0, #1 │ │ │ │ - beq 44af8 │ │ │ │ + beq 45eb4 │ │ │ │ ldrh r3, [sp, #12] │ │ │ │ cmp r3, #3 │ │ │ │ - bne 44af8 │ │ │ │ + bne 45eb4 │ │ │ │ ldrh r2, [sp, #14] │ │ │ │ movw r3, #1452 @ 0x5ac │ │ │ │ cmp r2, r3 │ │ │ │ - bne 44af8 │ │ │ │ + bne 45eb4 │ │ │ │ ldrh r3, [sp, #16] │ │ │ │ movw r2, #33344 @ 0x8240 │ │ │ │ bic r3, r3, #2 │ │ │ │ cmp r3, r2 │ │ │ │ - bne 44af8 │ │ │ │ - ldr r2, [pc, #132] @ 44c08 │ │ │ │ + bne 45eb4 │ │ │ │ + ldr r2, [pc, #128] @ 45fc0 │ │ │ │ mov r3, r6 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #6 │ │ │ │ mov r0, #28 │ │ │ │ - bl ab6e0 │ │ │ │ - b 44ab8 │ │ │ │ - bl 23b70 <__errno_location@plt> │ │ │ │ - ldr r0, [r0] │ │ │ │ - bl 23a8c │ │ │ │ - ldr r2, [pc, #96] @ 44c0c │ │ │ │ - mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 45e5c │ │ │ │ + bl 23aa8 <__errno_location@plt> │ │ │ │ + ldr r0, [r0] │ │ │ │ + bl 239c4 │ │ │ │ + ldr r2, [pc, #92] @ 45fc4 │ │ │ │ mov r3, r0 │ │ │ │ + mov r1, #1 │ │ │ │ mov r0, #28 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mvn r4, #0 │ │ │ │ - b 44ab8 │ │ │ │ - bl 23b70 <__errno_location@plt> │ │ │ │ + b 45e5c │ │ │ │ + bl 23aa8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ - bl 23a8c │ │ │ │ - ldr r2, [pc, #56] @ 44c10 │ │ │ │ - mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ + bl 239c4 │ │ │ │ + ldr r2, [pc, #52] @ 45fc8 │ │ │ │ mov r3, r0 │ │ │ │ + mov r1, #1 │ │ │ │ mov r0, #28 │ │ │ │ - bl ab6e0 │ │ │ │ - b 44bbc │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq r9, pc, r4, asr r8 @ │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - andseq r9, r8, r0, lsl sp │ │ │ │ - eoreq r9, pc, r0, lsl #16 │ │ │ │ - @ instruction: 0x00189cf4 │ │ │ │ - andhi r4, r8, r2, lsl #10 │ │ │ │ - andseq r9, r8, r4, ror ip │ │ │ │ - andseq r9, r8, r8, lsl ip │ │ │ │ - andseq r9, r8, ip, ror #23 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 45f78 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + ldrhteq r8, [r1], -r8 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + @ instruction: 0x0019abb4 │ │ │ │ + eorseq r8, r1, ip, ror #8 │ │ │ │ + andseq sl, r9, r8, lsl #23 │ │ │ │ + andseq sl, r9, r0, lsl #22 │ │ │ │ + andseq sl, r9, r4, lsr #21 │ │ │ │ + andseq sl, r9, r8, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr ip, [pc, #204] @ 44cf8 │ │ │ │ - ldr r3, [pc, #204] @ 44cfc │ │ │ │ - add ip, pc, ip │ │ │ │ + ldr ip, [pc, #204] @ 460b0 │ │ │ │ sub sp, sp, #28 │ │ │ │ - ldr r3, [ip, r3] │ │ │ │ mov r2, #16 │ │ │ │ add r1, sp, #4 │ │ │ │ + ldr r3, [pc, #192] @ 460b4 │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 235f4 │ │ │ │ + bl 23538 │ │ │ │ cmp r0, #15 │ │ │ │ - ble 44cc4 │ │ │ │ + ble 4607c │ │ │ │ ldrh r3, [sp, #12] │ │ │ │ cmp r3, #1 │ │ │ │ - bne 44cc4 │ │ │ │ + bne 4607c │ │ │ │ ldr ip, [sp, #16] │ │ │ │ cmp ip, #0 │ │ │ │ - beq 44cc4 │ │ │ │ - ldr r2, [pc, #136] @ 44d00 │ │ │ │ - ldrh r0, [sp, #14] │ │ │ │ - add r2, pc, r2 │ │ │ │ + beq 4607c │ │ │ │ + ldr r2, [pc, #136] @ 460b8 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #164 @ 0xa4 │ │ │ │ - b 44c98 │ │ │ │ + ldrh r0, [sp, #14] │ │ │ │ + add r2, pc, r2 │ │ │ │ + b 46050 │ │ │ │ ldr r3, [r2, #12]! │ │ │ │ add r1, r1, #1 │ │ │ │ cmn r3, #1 │ │ │ │ - beq 44cc4 │ │ │ │ + beq 4607c │ │ │ │ cmp r0, r3 │ │ │ │ - bne 44c88 │ │ │ │ + bne 46040 │ │ │ │ ldr r3, [r2, #4] │ │ │ │ cmp ip, r3 │ │ │ │ - bne 44c88 │ │ │ │ - ldr r3, [pc, #80] @ 44d04 │ │ │ │ + bne 46040 │ │ │ │ + ldr r3, [pc, #80] @ 460bc │ │ │ │ add r1, r1, r1, lsl #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r1, lsl #2 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ - b 44cc8 │ │ │ │ + b 46080 │ │ │ │ mvn r0, #2 │ │ │ │ - ldr r2, [pc, #56] @ 44d08 │ │ │ │ - ldr r3, [pc, #40] @ 44cfc │ │ │ │ + ldr r2, [pc, #56] @ 460c0 │ │ │ │ + ldr r3, [pc, #40] @ 460b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 44cf4 │ │ │ │ + bne 460ac │ │ │ │ add sp, sp, #28 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - mlaeq pc, r4, r6, r9 @ │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - andseq r5, ip, r4, lsl #22 │ │ │ │ - andseq r5, ip, r8, asr #21 │ │ │ │ - strdeq r9, [pc], -r0 @ │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eorseq r8, r1, r0, ror #5 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + mulseq sp, r4, r9 │ │ │ │ + andseq r6, sp, r0, ror #18 │ │ │ │ + eorseq r8, r1, r8, asr #4 │ │ │ │ cmp r0, #2 │ │ │ │ - bne 44d2c │ │ │ │ + bne 460e8 │ │ │ │ ldr r0, [r1] │ │ │ │ - ldr r3, [pc, #20] @ 44d34 │ │ │ │ + movw r3, #21016 @ 0x5218 │ │ │ │ + movt r3, #16967 @ 0x4247 │ │ │ │ cmp r0, r3 │ │ │ │ moveq r0, #5 │ │ │ │ movne r0, #0 │ │ │ │ bx lr │ │ │ │ mvn r0, #2 │ │ │ │ bx lr │ │ │ │ - submi r5, r7, #24, 4 @ 0x80000001 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - ldr r4, [pc, #36] @ 44d74 │ │ │ │ + ldr r4, [pc, #44] @ 46138 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 21efc │ │ │ │ - ldr r0, [r4, #4] │ │ │ │ + bl 21e64 │ │ │ │ mov r3, #0 │ │ │ │ + ldr r0, [r4, #4] │ │ │ │ str r3, [r4] │ │ │ │ - bl 230f0 │ │ │ │ + bl 23040 │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - pop {r4, lr} │ │ │ │ - b 23f90 │ │ │ │ - eorseq r4, r0, ip, ror #14 │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #8 │ │ │ │ + b 23ec8 │ │ │ │ + ldrhteq r3, [r2], -r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r4, [pc, #200] @ 44e58 │ │ │ │ + ldr r4, [pc, #212] @ 46230 │ │ │ │ sub sp, sp, #16 │ │ │ │ + mov r5, #0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 22e20 │ │ │ │ - mov r5, #0 │ │ │ │ + bl 22d7c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ str r3, [r4, #12] │ │ │ │ - bl 238ac │ │ │ │ + bl 237e4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4] │ │ │ │ str r3, [r4, #16] │ │ │ │ - bl 21efc │ │ │ │ + bl 21e64 │ │ │ │ + mov r3, #255 @ 0xff │ │ │ │ ldr r1, [r4, #20] │ │ │ │ - mov ip, #255 @ 0xff │ │ │ │ - mov r2, #65280 @ 0xff00 │ │ │ │ - mov r3, #16711680 @ 0xff0000 │ │ │ │ - str r3, [sp] │ │ │ │ - stmib sp, {r2, ip} │ │ │ │ - str r5, [sp, #12] │ │ │ │ mov r0, #24 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + mov r3, #65280 @ 0xff00 │ │ │ │ + str r5, [sp, #12] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov r3, #16711680 @ 0xff0000 │ │ │ │ ldr r2, [r4, #24] │ │ │ │ + str r3, [sp] │ │ │ │ add r3, r1, r1, lsl #1 │ │ │ │ - bl 225ec │ │ │ │ + bl 22548 │ │ │ │ cmp r0, r5 │ │ │ │ str r0, [r4] │ │ │ │ - beq 44e38 │ │ │ │ - ldr r6, [pc, #92] @ 44e5c │ │ │ │ + beq 46214 │ │ │ │ + ldr r6, [pc, #100] @ 46234 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [r6] │ │ │ │ - bl 226e8 │ │ │ │ + bl 22644 │ │ │ │ + ldr r0, [r4] │ │ │ │ ldr r1, [r6, #4] │ │ │ │ + bl 22674 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 22718 │ │ │ │ ldr r1, [r6, #8] │ │ │ │ + bl 241e0 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 242a8 │ │ │ │ ldr r1, [r6, #12] │ │ │ │ - ldr r0, [r4] │ │ │ │ - bl 21adc │ │ │ │ + bl 21a44 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #16 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - ldr r2, [pc, #32] @ 44e60 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r2, [pc, #28] @ 46238 │ │ │ │ mov r1, r0 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r0, #38 @ 0x26 │ │ │ │ - add sp, sp, #16 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - eorseq r4, r0, r8, lsr #14 │ │ │ │ - strhteq fp, [pc], -r8 │ │ │ │ - @ instruction: 0x001899d4 │ │ │ │ - ldr r3, [pc, #20] @ 44e80 │ │ │ │ + b 46200 │ │ │ │ + eorseq r3, r2, r8, asr r3 │ │ │ │ + eorseq sl, r1, r8, ror #9 │ │ │ │ + andseq sl, r9, r4, asr #16 │ │ │ │ + ldr r3, [pc, #20] @ 46258 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ strd r0, [r3, #20] │ │ │ │ str r2, [r3, #28] │ │ │ │ strb r2, [r3, #32] │ │ │ │ - b 44d78 │ │ │ │ - eorseq r4, r0, ip, asr #12 │ │ │ │ + b 4613c │ │ │ │ + eorseq r3, r2, r4, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + strd r4, [sp, #-32]! @ 0xffffffe0 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + str sl, [sp, #24] │ │ │ │ + str lr, [sp, #28] │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r8, [r0] │ │ │ │ mov r5, r0 │ │ │ │ - cmp r8, #0 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ - beq 44f04 │ │ │ │ + cmp r8, #0 │ │ │ │ + beq 462e8 │ │ │ │ ldr r9, [r1] │ │ │ │ mov r0, r8 │ │ │ │ mov r4, #0 │ │ │ │ - b 44ec8 │ │ │ │ + b 462b0 │ │ │ │ ldr r0, [r5, r4, lsl #2] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 44f04 │ │ │ │ + beq 462e8 │ │ │ │ mov r1, r9 │ │ │ │ - bl 251c0 │ │ │ │ add r4, r4, #2 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - bne 44ebc │ │ │ │ + bne 462a4 │ │ │ │ ldr r3, [r5, r4, lsl #2] │ │ │ │ lsl r4, r4, #2 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, r8 │ │ │ │ addne r4, r4, #4 │ │ │ │ moveq r4, #4 │ │ │ │ str r3, [r6] │ │ │ │ ldr r3, [r5, r4] │ │ │ │ - str r3, [r7] │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ + b 462f0 │ │ │ │ str r8, [r6] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldr sl, [sp, #24] │ │ │ │ str r3, [r7] │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + add sp, sp, #28 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - ldr r4, [pc, #140] @ 44fb8 │ │ │ │ + ldr r4, [pc, #148] @ 463bc │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 44f4c │ │ │ │ - ldr r3, [pc, #124] @ 44fbc │ │ │ │ - pop {r4, lr} │ │ │ │ + bne 46350 │ │ │ │ + ldr r3, [pc, #132] @ 463c0 │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + add sp, sp, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ - b 243c8 │ │ │ │ + b 24300 │ │ │ │ mov r0, #0 │ │ │ │ - bl 23be8 <__time64@plt> │ │ │ │ + bl 23b20 <__time64@plt> │ │ │ │ ldr r2, [r4, #544] @ 0x220 │ │ │ │ ldr r3, [r4, #548] @ 0x224 │ │ │ │ cmp r0, r2 │ │ │ │ sbcs r1, r1, r3 │ │ │ │ - blt 44f80 │ │ │ │ + blt 46384 │ │ │ │ ldrb r2, [r4, #32] │ │ │ │ mov r3, #0 │ │ │ │ - cmp r2, r3 │ │ │ │ str r3, [r4, #28] │ │ │ │ + cmp r2, r3 │ │ │ │ strbne r3, [r4, #32] │ │ │ │ - b 44f38 │ │ │ │ - add r3, r4, #552 @ 0x228 │ │ │ │ - ldr r1, [r4, #1064] @ 0x428 │ │ │ │ + b 46334 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ + add r3, r4, #552 @ 0x228 │ │ │ │ mov r2, #0 │ │ │ │ - bl 22058 │ │ │ │ + ldr r1, [r4, #1064] @ 0x428 │ │ │ │ + bl 21fb4 │ │ │ │ ldrb r3, [r4, #32] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 44f38 │ │ │ │ + beq 46334 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r3, r4, #32 │ │ │ │ mov r2, #2 │ │ │ │ mov r1, #0 │ │ │ │ - bl 22058 │ │ │ │ - b 44f38 │ │ │ │ - mlaseq r0, r0, r5, r4 │ │ │ │ - eorseq r4, r0, r8, ror r5 │ │ │ │ + bl 21fb4 │ │ │ │ + b 46334 │ │ │ │ + mlaseq r2, r4, r1, r3 │ │ │ │ + eorseq r3, r2, r4, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r2, [pc, #60] @ 45014 │ │ │ │ - mov r1, r0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [r1] │ │ │ │ - ldr r1, [r2] │ │ │ │ + ldr ip, [pc, #56] @ 46414 │ │ │ │ sub sp, sp, #20 │ │ │ │ - ldr r3, [r2, #12] │ │ │ │ - ldr ip, [r2, #16] │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ mov r2, #0 │ │ │ │ - stmib sp, {r1, lr} │ │ │ │ - str ip, [sp] │ │ │ │ mov r1, r2 │ │ │ │ - bl 22508 │ │ │ │ + ldr r3, [r0] │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr lr, [ip] │ │ │ │ + ldr r0, [ip, #8] │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r3, [ip, #12] │ │ │ │ + ldr ip, [ip, #16] │ │ │ │ + stm sp, {ip, lr} │ │ │ │ + bl 22464 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - eorseq r4, r0, r0, ror #9 │ │ │ │ + ldrsbteq r3, [r2], -r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r4, r0, #0 │ │ │ │ - bne 45070 │ │ │ │ + bne 46484 │ │ │ │ + ldr r5, [pc, #168] @ 464e8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 24a04 │ │ │ │ - ldr r5, [pc, #136] @ 450c8 │ │ │ │ - add r5, pc, r5 │ │ │ │ + bl 24930 │ │ │ │ cmp r0, #0 │ │ │ │ + add r5, pc, r5 │ │ │ │ str r0, [r5, #8] │ │ │ │ - beq 450b0 │ │ │ │ - bl 2303c │ │ │ │ + beq 464d0 │ │ │ │ + bl 22f8c │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r5, #4] │ │ │ │ - beq 45090 │ │ │ │ - ldr r1, [pc, #104] @ 450cc │ │ │ │ + beq 464b0 │ │ │ │ + ldr r1, [pc, #128] @ 464ec │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 23f00 │ │ │ │ + bl 23e38 │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - ldr r2, [pc, #88] @ 450d0 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r2, [pc, #100] @ 464f0 │ │ │ │ mov r3, r4 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldrd r4, [sp] │ │ │ │ mov r0, #38 @ 0x26 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - ldr r2, [pc, #60] @ 450d4 │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r2, [pc, #60] @ 464f4 │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ ldr r0, [r5, #8] │ │ │ │ - bl 23f90 │ │ │ │ - b 45088 │ │ │ │ - ldr r2, [pc, #32] @ 450d8 │ │ │ │ + bl 23ec8 │ │ │ │ + b 4649c │ │ │ │ + ldr r2, [pc, #32] @ 464f8 │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 45088 │ │ │ │ - eorseq r4, r0, ip, ror r4 │ │ │ │ - andseq r3, r8, r0, lsl sp │ │ │ │ - andseq r9, r8, r4, asr #15 │ │ │ │ - andseq r9, r8, r8, ror #15 │ │ │ │ - andseq r9, r8, r4, lsr #15 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 4649c │ │ │ │ + eorseq r3, r2, r0, ror r0 │ │ │ │ + andseq r4, r9, r8, asr fp │ │ │ │ + @ instruction: 0x0019a5f8 │ │ │ │ + andseq sl, r9, r4, lsl r6 │ │ │ │ + @ instruction: 0x0019a5d0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r1, r2, r3} │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-12]! │ │ │ │ sub ip, sp, ip │ │ │ │ - str r0, [ip, #3548] @ 0xddc │ │ │ │ - ldr lr, [pc, #208] @ 451c8 │ │ │ │ - sub sp, sp, #532 @ 0x214 │ │ │ │ - ldr ip, [pc, #204] @ 451cc │ │ │ │ + str lr, [sp, #8] │ │ │ │ + str r0, [ip, #3556] @ 0xde4 │ │ │ │ + ldr lr, [pc, #216] @ 465f4 │ │ │ │ + sub sp, sp, #528 @ 0x210 │ │ │ │ + mov r2, #512 @ 0x200 │ │ │ │ + add r0, sp, #544 @ 0x220 │ │ │ │ + add r5, sp, #12 │ │ │ │ + ldr ip, [pc, #200] @ 465f8 │ │ │ │ + mov r1, #1 │ │ │ │ + ldr r4, [pc, #196] @ 465fc │ │ │ │ add lr, pc, lr │ │ │ │ - add r0, sp, #552 @ 0x228 │ │ │ │ - ldr r4, [pc, #196] @ 451d0 │ │ │ │ - str r0, [sp] │ │ │ │ + ldr r3, [sp, #540] @ 0x21c │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r4, pc, r4 │ │ │ │ - add r5, sp, #12 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #524] @ 0x20c │ │ │ │ mov ip, #0 │ │ │ │ - ldr r3, [sp, #548] @ 0x224 │ │ │ │ - mov r2, #512 @ 0x200 │ │ │ │ - mov r1, #1 │ │ │ │ - add r6, r4, #552 @ 0x228 │ │ │ │ + str r0, [sp] │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 21b9c <__vsprintf_chk@plt> │ │ │ │ - mov r2, #512 @ 0x200 │ │ │ │ + bl 21b04 <__vsprintf_chk@plt> │ │ │ │ mov r1, r5 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 25118 <__strcpy_chk@plt> │ │ │ │ + add r5, r4, #552 @ 0x228 │ │ │ │ + mov r2, #512 @ 0x200 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 25044 <__strcpy_chk@plt> │ │ │ │ mov r3, #1 │ │ │ │ mov r0, #0 │ │ │ │ str r3, [r4, #28] │ │ │ │ - bl 23be8 <__time64@plt> │ │ │ │ + bl 23b20 <__time64@plt> │ │ │ │ adds r3, r0, #5 │ │ │ │ + mov r0, r5 │ │ │ │ adc r1, r1, #0 │ │ │ │ - mov r0, r6 │ │ │ │ str r3, [r4, #544] @ 0x220 │ │ │ │ str r1, [r4, #548] @ 0x224 │ │ │ │ - bl 240d4 │ │ │ │ + bl 2400c │ │ │ │ ldr r3, [r4, #12] │ │ │ │ mov r2, #0 │ │ │ │ strb r2, [r4, #32] │ │ │ │ - ldr r2, [pc, #72] @ 451d4 │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r2, [pc, #80] @ 46600 │ │ │ │ sub r3, r3, r0 │ │ │ │ lsr r3, r3, #1 │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r4, #1064] @ 0x428 │ │ │ │ - ldr r3, [pc, #44] @ 451cc │ │ │ │ + ldr r3, [pc, #52] @ 465f8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #524] @ 0x20c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 451c4 │ │ │ │ - add sp, sp, #532 @ 0x214 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ + bne 465f0 │ │ │ │ + add sp, sp, #528 @ 0x210 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr lr, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ add sp, sp, #12 │ │ │ │ bx lr │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq r9, pc, r4, asr #3 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eorseq r4, r0, r8, lsr #7 │ │ │ │ - eoreq r9, pc, r8, lsr r1 @ │ │ │ │ - ldr r2, [pc, #288] @ 45300 │ │ │ │ - ldr r3, [pc, #288] @ 45304 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + mlaseq r1, ip, sp, r7 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq r2, r2, r8, ror pc │ │ │ │ + eorseq r7, r1, ip, lsl sp │ │ │ │ + ldr r2, [pc, #300] @ 46738 │ │ │ │ + ldr r3, [pc, #300] @ 4673c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ cmn r1, #1 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, lr} │ │ │ │ + strd r4, [sp, #-12]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #8] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r4, [pc, #252] @ 45308 │ │ │ │ - vldr s13, [pc, #236] @ 452fc │ │ │ │ + ldr r3, [pc, #260] @ 46740 │ │ │ │ + sub sp, sp, #12 │ │ │ │ + ldr r4, [pc, #256] @ 46744 │ │ │ │ + vldr s12, [pc, #236] @ 46734 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ add r4, pc, r4 │ │ │ │ + ldr r0, [pc, #244] @ 46748 │ │ │ │ vldr s15, [r4, #12] │ │ │ │ - ldr r3, [pc, #240] @ 4530c │ │ │ │ - ldr r0, [pc, #240] @ 45310 │ │ │ │ - vcvt.f32.s32 s14, s15 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r2, r0] │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r0, [pc, #224] @ 45314 │ │ │ │ - vdiv.f32 s15, s14, s13 │ │ │ │ - vmov s14, r3 │ │ │ │ + ldr r2, [r2, r0] │ │ │ │ + vcvt.f32.s32 s14, s15 │ │ │ │ + ldr r0, [pc, #228] @ 4674c │ │ │ │ + vmov s15, r3 │ │ │ │ ldr r2, [r2, r1, lsl #2] │ │ │ │ - ldr r1, [pc, #212] @ 45318 │ │ │ │ - vcvt.f32.s32 s14, s14 │ │ │ │ - sub sp, sp, #12 │ │ │ │ + ldr r1, [pc, #220] @ 46750 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, #5 │ │ │ │ - vmul.f32 s15, s15, s14 │ │ │ │ + vcvt.f32.s32 s13, s15 │ │ │ │ + vdiv.f32 s15, s14, s12 │ │ │ │ + add r1, pc, r1 │ │ │ │ + vmul.f32 s15, s15, s13 │ │ │ │ vcvt.s32.f32 s15, s15 │ │ │ │ vmov r5, s15 │ │ │ │ - bl 450dc │ │ │ │ + bl 464fc │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, #124 @ 0x7c │ │ │ │ + strb r3, [r4, #32] │ │ │ │ sub ip, r0, #1 │ │ │ │ - add r2, r4, ip │ │ │ │ cmp r0, #0 │ │ │ │ - strb r3, [r4, #32] │ │ │ │ + add r2, r4, ip │ │ │ │ strb r3, [r2, #32] │ │ │ │ - ble 452ac │ │ │ │ - add r2, r4, #32 │ │ │ │ + ble 466dc │ │ │ │ + add r2, r4, #31 │ │ │ │ mov r3, #0 │ │ │ │ cmp r3, r5 │ │ │ │ add r3, r3, #1 │ │ │ │ movne r1, #45 @ 0x2d │ │ │ │ moveq r1, #35 @ 0x23 │ │ │ │ cmp r0, r3 │ │ │ │ - strb r1, [r2], #1 │ │ │ │ - bne 45290 │ │ │ │ + strb r1, [r2, #1]! │ │ │ │ + bne 466c0 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 452c4 │ │ │ │ - ldr r3, [pc, #96] @ 4531c │ │ │ │ + beq 466f4 │ │ │ │ + ldr r3, [pc, #104] @ 46754 │ │ │ │ mov r2, #124 @ 0x7c │ │ │ │ add r3, pc, r3 │ │ │ │ strb r2, [r3, #32] │ │ │ │ cmp r5, ip │ │ │ │ - beq 452e0 │ │ │ │ - ldr r3, [pc, #76] @ 45320 │ │ │ │ + beq 46710 │ │ │ │ + ldr r3, [pc, #84] @ 46758 │ │ │ │ mov r2, #124 @ 0x7c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, ip │ │ │ │ strb r2, [r3, #32] │ │ │ │ - ldr r3, [pc, #60] @ 45324 │ │ │ │ + ldr r3, [pc, #68] @ 4675c │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ strb r2, [r3, #32] │ │ │ │ add sp, sp, #12 │ │ │ │ - pop {r4, r5, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #8 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ cmnmi pc, #0 │ │ │ │ - eoreq r9, pc, r0, ror #1 │ │ │ │ - andeq r1, r0, ip, ror #21 │ │ │ │ - eorseq r4, r0, ip, lsr #5 │ │ │ │ - andeq r1, r0, ip, lsr #18 │ │ │ │ - andeq r1, r0, r8, lsr #13 │ │ │ │ - andseq r7, r8, r4, lsl #2 │ │ │ │ - andseq r8, r8, ip, lsr r4 │ │ │ │ - ldrshteq r4, [r0], -ip │ │ │ │ - eorseq r4, r0, r4, ror #3 │ │ │ │ - ldrsbteq r4, [r0], -r0 │ │ │ │ + eorseq r7, r1, r4, asr #25 │ │ │ │ + ldrdeq r1, [r0], -r8 │ │ │ │ + andeq r1, r0, r8, lsl r9 │ │ │ │ + eorseq r2, r2, r0, ror lr │ │ │ │ + muleq r0, r4, r6 │ │ │ │ + andseq r7, r9, ip, lsr #30 │ │ │ │ + andseq r9, r9, r8, asr r2 │ │ │ │ + eorseq r2, r2, ip, asr #27 │ │ │ │ + ldrhteq r2, [r2], -r4 │ │ │ │ + eorseq r2, r2, r0, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ + strd r4, [sp, #-32]! @ 0xffffffe0 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + str sl, [sp, #24] │ │ │ │ + str lr, [sp, #28] │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ - ldr r2, [pc, #680] @ 455e8 │ │ │ │ - ldr r3, [pc, #680] @ 455ec │ │ │ │ + ldr r2, [pc, #708] @ 46a4c │ │ │ │ + sub sp, sp, #48 @ 0x30 │ │ │ │ + mov r8, #4096 @ 0x1000 │ │ │ │ + movt r8, #256 @ 0x100 │ │ │ │ + add r4, sp, #8 │ │ │ │ + ldr r3, [pc, #692] @ 46a50 │ │ │ │ + ldr r5, [pc, #692] @ 46a54 │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r5, [pc, #676] @ 455f0 │ │ │ │ - ldr r6, [pc, #676] @ 455f4 │ │ │ │ + ldr r6, [pc, #688] @ 46a58 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - sub sp, sp, #52 @ 0x34 │ │ │ │ - ldr r7, [pc, #668] @ 455f8 │ │ │ │ add r5, pc, r5 │ │ │ │ + ldr r7, [pc, #680] @ 46a5c │ │ │ │ add r6, pc, r6 │ │ │ │ - add r4, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ movw r1, #65535 @ 0xffff │ │ │ │ - bl 22fdc │ │ │ │ + bl 22f38 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 45484 │ │ │ │ + beq 468d4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32 │ │ │ │ - bhi 45470 │ │ │ │ + bhi 468c0 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 45374 │ │ │ │ + beq 467c4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #31 │ │ │ │ - bhi 45374 │ │ │ │ + bhi 467c4 │ │ │ │ ldrsb r3, [r6, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop {0} │ │ │ │ - ldr r3, [pc, #568] @ 455fc │ │ │ │ + ldr r3, [pc, #588] @ 46a60 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ - bl 243c8 │ │ │ │ - bl 44d78 │ │ │ │ - b 45374 │ │ │ │ + bl 24300 │ │ │ │ + bl 4613c │ │ │ │ + b 467c4 │ │ │ │ ldrd r0, [sp, #12] │ │ │ │ - bl 3ff88 │ │ │ │ - b 45374 │ │ │ │ - ldr r3, [pc, #536] @ 45600 │ │ │ │ + bl 40fa4 │ │ │ │ + b 467c4 │ │ │ │ + ldr r3, [pc, #556] @ 46a64 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 45374 │ │ │ │ + bne 467c4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r0, r0, #508 @ 0x1fc │ │ │ │ add r0, r0, #268435459 @ 0x10000003 │ │ │ │ - bl 33e84 │ │ │ │ - b 45374 │ │ │ │ - ldr r3, [pc, #496] @ 45600 │ │ │ │ + bl 344cc │ │ │ │ + b 467c4 │ │ │ │ + ldr r3, [pc, #516] @ 46a64 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 45374 │ │ │ │ + bne 467c4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r0, r0, #508 @ 0x1fc │ │ │ │ add r0, r0, #268435459 @ 0x10000003 │ │ │ │ orr r0, r0, #536870912 @ 0x20000000 │ │ │ │ - bl 33e84 │ │ │ │ - b 45374 │ │ │ │ - ldr r8, [sp, #12] │ │ │ │ - ldr r0, [pc, #452] @ 45604 │ │ │ │ - mov r1, r8 │ │ │ │ + bl 344cc │ │ │ │ + b 467c4 │ │ │ │ + ldr r9, [sp, #12] │ │ │ │ + ldr r0, [pc, #472] @ 46a68 │ │ │ │ + mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 3f974 │ │ │ │ + bl 40960 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 454bc │ │ │ │ - ldr r3, [pc, #432] @ 45608 │ │ │ │ - sub r2, r8, #65 @ 0x41 │ │ │ │ + bne 46920 │ │ │ │ + ldr r3, [pc, #452] @ 46a6c │ │ │ │ + sub r2, r9, #65 @ 0x41 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #39 @ 0x27 │ │ │ │ - bhi 454b0 │ │ │ │ + bhi 46914 │ │ │ │ ldrb r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop {0} │ │ │ │ cmp r3, #64 @ 0x40 │ │ │ │ - bne 45374 │ │ │ │ - ldr r0, [pc, #396] @ 4560c │ │ │ │ - bl 33e84 │ │ │ │ - b 45374 │ │ │ │ - ldr r2, [pc, #388] @ 45610 │ │ │ │ - ldr r3, [pc, #348] @ 455ec │ │ │ │ + bne 467c4 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 344cc │ │ │ │ + b 467c4 │ │ │ │ + ldr r2, [pc, #404] @ 46a70 │ │ │ │ + ldr r3, [pc, #368] @ 46a50 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 455e4 │ │ │ │ - add sp, sp, #52 @ 0x34 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - cmp r8, #255 @ 0xff │ │ │ │ - bgt 45374 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 33e84 │ │ │ │ - b 45374 │ │ │ │ - ldr r8, [pc, #328] @ 45614 │ │ │ │ - ldr r9, [pc, #328] @ 45618 │ │ │ │ - add r8, pc, r8 │ │ │ │ + bne 46a48 │ │ │ │ + add sp, sp, #48 @ 0x30 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldr sl, [sp, #24] │ │ │ │ + add sp, sp, #28 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + cmp r9, #255 @ 0xff │ │ │ │ + bgt 467c4 │ │ │ │ + mov r0, r9 │ │ │ │ + bl 344cc │ │ │ │ + b 467c4 │ │ │ │ + ldr sl, [pc, #324] @ 46a74 │ │ │ │ + ldr r9, [pc, #324] @ 46a78 │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r0, [sl] │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r0, [r8] │ │ │ │ - bl 2327c │ │ │ │ + bl 231cc │ │ │ │ add r2, sp, #4 │ │ │ │ mov r1, r9 │ │ │ │ - bl 44e84 │ │ │ │ + bl 4625c │ │ │ │ ldr r1, [r9] │ │ │ │ - ldr r0, [r8] │ │ │ │ - bl 226e8 │ │ │ │ - ldr r1, [pc, #288] @ 4561c │ │ │ │ + ldr r0, [sl] │ │ │ │ + bl 22644 │ │ │ │ + ldr r1, [pc, #284] @ 46a7c │ │ │ │ + mov r0, #5 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ - mov r0, #5 │ │ │ │ - bl 450dc │ │ │ │ - b 45374 │ │ │ │ - ldr r8, [pc, #268] @ 45620 │ │ │ │ - ldr r9, [pc, #268] @ 45624 │ │ │ │ - add r8, pc, r8 │ │ │ │ + bl 464fc │ │ │ │ + b 467c4 │ │ │ │ + ldr sl, [pc, #264] @ 46a80 │ │ │ │ + ldr r9, [pc, #264] @ 46a84 │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r0, [sl] │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r0, [r8] │ │ │ │ - bl 22d48 │ │ │ │ + bl 22ca4 │ │ │ │ add r2, sp, #4 │ │ │ │ add r1, r9, #8 │ │ │ │ - bl 44e84 │ │ │ │ + bl 4625c │ │ │ │ + ldr r0, [sl] │ │ │ │ ldr r1, [r9, #8] │ │ │ │ - ldr r0, [r8] │ │ │ │ - bl 242a8 │ │ │ │ - ldr r1, [pc, #228] @ 45628 │ │ │ │ + bl 241e0 │ │ │ │ + ldr r1, [pc, #224] @ 46a88 │ │ │ │ + mov r0, #5 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ - mov r0, #5 │ │ │ │ - bl 450dc │ │ │ │ - b 45374 │ │ │ │ - ldr r8, [pc, #208] @ 4562c │ │ │ │ - ldr r9, [pc, #208] @ 45630 │ │ │ │ - add r8, pc, r8 │ │ │ │ + bl 464fc │ │ │ │ + b 467c4 │ │ │ │ + ldr sl, [pc, #204] @ 46a8c │ │ │ │ + ldr r9, [pc, #204] @ 46a90 │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r0, [sl] │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r0, [r8] │ │ │ │ - bl 25364 │ │ │ │ + bl 25290 │ │ │ │ add r2, sp, #4 │ │ │ │ add r1, r9, #12 │ │ │ │ - bl 44e84 │ │ │ │ + bl 4625c │ │ │ │ + ldr r0, [sl] │ │ │ │ ldr r1, [r9, #12] │ │ │ │ - ldr r0, [r8] │ │ │ │ - bl 21adc │ │ │ │ - ldr r1, [pc, #168] @ 45634 │ │ │ │ + bl 21a44 │ │ │ │ + ldr r1, [pc, #164] @ 46a94 │ │ │ │ + mov r0, #5 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ - mov r0, #5 │ │ │ │ - bl 450dc │ │ │ │ - b 45374 │ │ │ │ - ldr r8, [pc, #148] @ 45638 │ │ │ │ - ldr r9, [pc, #148] @ 4563c │ │ │ │ - add r8, pc, r8 │ │ │ │ + bl 464fc │ │ │ │ + b 467c4 │ │ │ │ + ldr sl, [pc, #144] @ 46a98 │ │ │ │ + ldr r9, [pc, #144] @ 46a9c │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r0, [sl] │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r0, [r8] │ │ │ │ - bl 249f8 │ │ │ │ + bl 24924 │ │ │ │ add r2, sp, #4 │ │ │ │ add r1, r9, #4 │ │ │ │ - bl 44e84 │ │ │ │ + bl 4625c │ │ │ │ + ldr r0, [sl] │ │ │ │ ldr r1, [r9, #4] │ │ │ │ - ldr r0, [r8] │ │ │ │ - bl 22718 │ │ │ │ - ldr r1, [pc, #108] @ 45640 │ │ │ │ + bl 22674 │ │ │ │ + ldr r1, [pc, #104] @ 46aa0 │ │ │ │ + mov r0, #5 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ - mov r0, #5 │ │ │ │ - bl 450dc │ │ │ │ - b 45374 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq r8, pc, r0, lsl #31 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eorseq r4, r0, r0, ror #2 │ │ │ │ - andseq r5, ip, r4, lsr #9 │ │ │ │ - eoreq r8, pc, r0, asr pc @ │ │ │ │ - ldrshteq r4, [r0], -r8 │ │ │ │ - muleq r0, r0, r9 │ │ │ │ - andseq r5, ip, r8, lsl #8 │ │ │ │ - andseq r5, ip, r8, asr #7 │ │ │ │ - mrseq r1, (UNDEF: 0) │ │ │ │ - eoreq r8, pc, r4, lsr lr @ │ │ │ │ - eorseq r3, r0, ip, ror #31 │ │ │ │ - eoreq fp, pc, r4, ror #3 │ │ │ │ - andseq r9, r8, r8, lsr #7 │ │ │ │ - eorseq r3, r0, r4, lsr #31 │ │ │ │ - mlaeq pc, ip, r1, fp @ │ │ │ │ - andseq r9, r8, r0, ror #6 │ │ │ │ - eorseq r3, r0, ip, asr pc │ │ │ │ - eoreq fp, pc, r4, asr r1 @ │ │ │ │ - andseq r9, r8, r8, lsl r3 │ │ │ │ - eorseq r3, r0, r4, lsl pc │ │ │ │ - eoreq fp, pc, ip, lsl #2 │ │ │ │ - @ instruction: 0x001892d0 │ │ │ │ - ldr r3, [pc, #16] @ 4565c │ │ │ │ - ldr r2, [pc, #16] @ 45660 │ │ │ │ + bl 464fc │ │ │ │ + b 467c4 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eorseq r7, r1, r4, lsr fp │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq r2, r2, r0, lsl sp │ │ │ │ + andseq r6, sp, r0, lsr #5 │ │ │ │ + eorseq r7, r1, r0, lsl fp │ │ │ │ + eorseq r2, r2, r8, lsr #25 │ │ │ │ + andeq r1, r0, ip, ror r9 │ │ │ │ + andseq r6, sp, r8, lsl #4 │ │ │ │ + andseq r6, sp, r8, asr #3 │ │ │ │ + ldrshteq r7, [r1], -r4 │ │ │ │ + eorseq r2, r2, r8, lsl #23 │ │ │ │ + eorseq r9, r1, ip, ror sp │ │ │ │ + mulseq r9, r0, r1 │ │ │ │ + eorseq r2, r2, r0, asr #22 │ │ │ │ + eorseq r9, r1, r4, lsr sp │ │ │ │ + andseq sl, r9, r8, asr #2 │ │ │ │ + ldrshteq r2, [r2], -r8 │ │ │ │ + eorseq r9, r1, ip, ror #25 │ │ │ │ + andseq sl, r9, r0, lsl #2 │ │ │ │ + ldrhteq r2, [r2], -r0 │ │ │ │ + eorseq r9, r1, r4, lsr #25 │ │ │ │ + ldrheq sl, [r9], -r8 │ │ │ │ + ldr r3, [pc, #16] @ 46abc │ │ │ │ + ldr r2, [pc, #16] @ 46ac0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r0, [r3] │ │ │ │ - b 58bac │ │ │ │ - eoreq r8, pc, r4, ror ip @ │ │ │ │ - andeq r1, r0, r4, asr #14 │ │ │ │ - ldr r3, [pc, #20] @ 45680 │ │ │ │ - ldr r2, [pc, #20] @ 45684 │ │ │ │ + b 5ad70 │ │ │ │ + eorseq r7, r1, r4, lsr #16 │ │ │ │ + andeq r1, r0, r0, lsr r7 │ │ │ │ + ldr r3, [pc, #20] @ 46ae0 │ │ │ │ + ldr r2, [pc, #20] @ 46ae4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r3] │ │ │ │ - ldr r0, [r3, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ - b 1673ac │ │ │ │ - eorseq r4, r0, r8, ror r2 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + ldr r0, [r3, #4] │ │ │ │ + b 175890 │ │ │ │ + eorseq r2, r2, r8, lsl lr │ │ │ │ + andeq r0, r0, ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #12 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #276] @ 457bc │ │ │ │ mov r6, r0 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r3, #8] │ │ │ │ mov r7, r2 │ │ │ │ - ldr r2, [pc, #260] @ 457c0 │ │ │ │ - bic r3, r0, #255 @ 0xff │ │ │ │ - cmp r3, r2 │ │ │ │ ldr r9, [sp, #48] @ 0x30 │ │ │ │ + mov r4, r1 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [pc, #320] @ 46c68 │ │ │ │ ldr sl, [sp, #52] @ 0x34 │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ - mov r4, r1 │ │ │ │ - beq 457a8 │ │ │ │ - ldr r2, [pc, #232] @ 457c4 │ │ │ │ - cmp r3, r2 │ │ │ │ - beq 457a8 │ │ │ │ - ldr r2, [pc, #224] @ 457c8 │ │ │ │ - ldr r3, [pc, #224] @ 457cc │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [r3, #8] │ │ │ │ + mov r3, #16896 @ 0x4200 │ │ │ │ + movt r3, #21063 @ 0x5247 │ │ │ │ + bic r2, r0, #255 @ 0xff │ │ │ │ + cmp r2, r3 │ │ │ │ + beq 46c54 │ │ │ │ + mov r3, #20992 @ 0x5200 │ │ │ │ + movt r3, #16967 @ 0x4247 │ │ │ │ + cmp r2, r3 │ │ │ │ + beq 46c54 │ │ │ │ + movw r2, #21849 @ 0x5559 │ │ │ │ + movt r2, #12889 @ 0x3259 │ │ │ │ + movw r3, #22869 @ 0x5955 │ │ │ │ + movt r3, #22870 @ 0x5956 │ │ │ │ cmp r0, r3 │ │ │ │ cmpne r0, r2 │ │ │ │ - beq 4578c │ │ │ │ + beq 46c24 │ │ │ │ add r3, r0, #-1358954496 @ 0xaf000000 │ │ │ │ sub r3, r3, #52 @ 0x34 │ │ │ │ bfc r3, #8, #19 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 4578c │ │ │ │ - ldr r3, [pc, #192] @ 457d0 │ │ │ │ + beq 46c24 │ │ │ │ add r2, r0, #-872415232 @ 0xcc000000 │ │ │ │ + mov r3, #248 @ 0xf8 │ │ │ │ + movt r3, #65280 @ 0xff00 │ │ │ │ sub r2, r2, #81 @ 0x51 │ │ │ │ and r3, r3, r2 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 4578c │ │ │ │ + beq 46c24 │ │ │ │ mov r5, #1 │ │ │ │ mov fp, r5 │ │ │ │ - bl 160f2c │ │ │ │ + bl 16f284 │ │ │ │ subs lr, r0, #0 │ │ │ │ - beq 457a0 │ │ │ │ - ldr ip, [pc, #152] @ 457d4 │ │ │ │ + beq 46c38 │ │ │ │ + ldr ip, [pc, #172] @ 46c6c │ │ │ │ mov r0, r7 │ │ │ │ + mov r3, sl │ │ │ │ + mov r2, r9 │ │ │ │ + ldr r1, [sp, #4] │ │ │ │ add ip, pc, ip │ │ │ │ ldr r7, [ip, #12] │ │ │ │ - mov r3, sl │ │ │ │ mla r4, r4, r7, r6 │ │ │ │ mul r7, fp, r7 │ │ │ │ - mov r2, r9 │ │ │ │ str r7, [sp, #56] @ 0x38 │ │ │ │ ldr r6, [ip, #40] @ 0x28 │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ add r6, ip, r6, lsl #3 │ │ │ │ ldr ip, [ip, #44] @ 0x2c │ │ │ │ mla r4, r5, r4, ip │ │ │ │ ldr ip, [r6, #20] │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ add ip, ip, r4 │ │ │ │ str ip, [sp, #52] @ 0x34 │ │ │ │ mov ip, lr │ │ │ │ add sp, sp, #12 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + ldr lr, [sp, #32] │ │ │ │ + add sp, sp, #36 @ 0x24 │ │ │ │ bx ip │ │ │ │ - bl 160f2c │ │ │ │ + bl 16f284 │ │ │ │ mov r5, #2 │ │ │ │ - mov fp, r5 │ │ │ │ subs lr, r0, #0 │ │ │ │ - bne 45734 │ │ │ │ + mov fp, r5 │ │ │ │ + bne 46bb8 │ │ │ │ add sp, sp, #12 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ and r5, r0, #127 @ 0x7f │ │ │ │ add r5, r5, #7 │ │ │ │ lsr r5, r5, #3 │ │ │ │ mov fp, r5 │ │ │ │ - b 45728 │ │ │ │ - eorseq r4, r0, ip, lsr r2 │ │ │ │ - subpl r4, r7, #0, 4 │ │ │ │ - submi r5, r7, #0, 4 │ │ │ │ - subscc r5, r9, #373293056 @ 0x16400000 │ │ │ │ - ldmdbpl r6, {r0, r2, r4, r6, r8, fp, ip, lr}^ │ │ │ │ - @ instruction: 0xff0000f8 │ │ │ │ - eorseq r4, r0, r8, lsr #3 │ │ │ │ + b 46bac │ │ │ │ + ldrhteq r2, [r2], -r8 │ │ │ │ + eorseq r2, r2, r8, lsl sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r4, [pc, #192] @ 458b0 │ │ │ │ - ldr r3, [pc, #192] @ 458b4 │ │ │ │ + ldr r4, [pc, #216] @ 46d68 │ │ │ │ + ldr r3, [pc, #216] @ 46d6c │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - popeq {r4, r5, r6, pc} │ │ │ │ - ldr r3, [pc, #172] @ 458b8 │ │ │ │ + beq 46d44 │ │ │ │ + ldr r3, [pc, #196] @ 46d70 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #48] @ 0x30 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 45820 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - b 593a0 │ │ │ │ - ldr r2, [pc, #148] @ 458bc │ │ │ │ + bne 46ccc │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ + add sp, sp, #16 │ │ │ │ + b 5b5e0 │ │ │ │ + ldr r2, [pc, #160] @ 46d74 │ │ │ │ mov r5, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #6 │ │ │ │ mov r0, #3 │ │ │ │ str r5, [r3, #48] @ 0x30 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r3, [pc, #124] @ 458c0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r3, [pc, #136] @ 46d78 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ - ldr r3, [pc, #112] @ 458c4 │ │ │ │ - bne 4589c │ │ │ │ + ldr r3, [pc, #124] @ 46d7c │ │ │ │ + bne 46d54 │ │ │ │ ldr r5, [r4, r3] │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 21db8 │ │ │ │ - ldr r3, [pc, #92] @ 458c8 │ │ │ │ + bl 21d20 │ │ │ │ + ldr r3, [pc, #104] @ 46d80 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r4, [r4, r3] │ │ │ │ ldr r1, [r4] │ │ │ │ - bl 23f0c │ │ │ │ + bl 23e44 │ │ │ │ ldr r1, [r4] │ │ │ │ - ldr r0, [r5] │ │ │ │ mov r2, #0 │ │ │ │ - bl 22514 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bl 22470 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 45818 │ │ │ │ - bl 2213c │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - b 593a0 │ │ │ │ + beq 46cb8 │ │ │ │ + bl 22098 │ │ │ │ + b 46cb8 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov r1, r5 │ │ │ │ ldr r5, [r4, r3] │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 24f08 │ │ │ │ - b 45858 │ │ │ │ - ldrdeq r8, [pc], -r0 @ │ │ │ │ - muleq r0, ip, ip │ │ │ │ - ldrsbteq r4, [r0], -ip │ │ │ │ - ldrheq r9, [r8], -r4 │ │ │ │ - muleq r0, r8, r9 │ │ │ │ - andeq r1, r0, r4, asr #14 │ │ │ │ - andeq r1, r0, r8, lsr #23 │ │ │ │ + bl 24e34 │ │ │ │ + b 46d04 │ │ │ │ + eorseq r7, r1, r0, asr #12 │ │ │ │ + andeq r1, r0, r8, lsl #25 │ │ │ │ + eorseq r2, r2, ip, lsr ip │ │ │ │ + andseq r9, r9, ip, asr #28 │ │ │ │ + andeq r1, r0, r4, lsl #19 │ │ │ │ + andeq r1, r0, r0, lsr r7 │ │ │ │ + muleq r0, r4, fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r4, [pc, #104] @ 4594c │ │ │ │ - ldr r3, [pc, #104] @ 45950 │ │ │ │ + ldr r4, [pc, #116] @ 46e14 │ │ │ │ + sub sp, sp, #8 │ │ │ │ + ldr r3, [pc, #112] @ 46e18 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #1 │ │ │ │ - sub sp, sp, #8 │ │ │ │ - ble 45944 │ │ │ │ - ldr r0, [pc, #80] @ 45954 │ │ │ │ - ldr r1, [pc, #80] @ 45958 │ │ │ │ + ble 46e04 │ │ │ │ + ldr r0, [pc, #92] @ 46e1c │ │ │ │ + ldr r1, [pc, #92] @ 46e20 │ │ │ │ ldr r2, [r4, #40] @ 0x28 │ │ │ │ ldr ip, [r3, r0] │ │ │ │ ldr r0, [r3, r1] │ │ │ │ add r3, r4, r2, lsl #3 │ │ │ │ mov r2, #2 │ │ │ │ - ldr r1, [ip] │ │ │ │ ldr r3, [r3, #16] │ │ │ │ - ldr r0, [r0] │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ - bl 24f80 │ │ │ │ - ldr r0, [r4, #40] @ 0x28 │ │ │ │ - ldr r1, [r4, #52] @ 0x34 │ │ │ │ - add r0, r0, #1 │ │ │ │ - blx 1c679c │ │ │ │ - str r1, [r4, #40] @ 0x28 │ │ │ │ + ldr r1, [ip] │ │ │ │ + ldr r0, [r0] │ │ │ │ + bl 24eac │ │ │ │ + ldr r3, [r4, #40] @ 0x28 │ │ │ │ + ldr r2, [r4, #52] @ 0x34 │ │ │ │ + add r3, r3, #1 │ │ │ │ + sdiv r1, r3, r2 │ │ │ │ + mls r3, r2, r1, r3 │ │ │ │ + str r3, [r4, #40] @ 0x28 │ │ │ │ add sp, sp, #8 │ │ │ │ - pop {r4, pc} │ │ │ │ - eorseq r4, r0, r0 │ │ │ │ - ldrdeq r8, [pc], -r4 @ │ │ │ │ - andeq r1, r0, r8, lsr #23 │ │ │ │ - andeq r1, r0, r4, asr #14 │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + eorseq r2, r2, r0, asr #22 │ │ │ │ + eorseq r7, r1, r4, lsr #10 │ │ │ │ + muleq r0, r4, fp │ │ │ │ + andeq r1, r0, r0, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ - ldr r6, [pc, #856] @ 45ccc │ │ │ │ + ldr r6, [pc, #864] @ 471ac │ │ │ │ subs r3, r0, #0 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ - bne 459ac │ │ │ │ - bl 5a2bc │ │ │ │ + bne 46e98 │ │ │ │ + bl 5c5dc │ │ │ │ cmp r0, #0 │ │ │ │ - beq 45cc4 │ │ │ │ - ldr r3, [pc, #828] @ 45cd0 │ │ │ │ + beq 471a4 │ │ │ │ + ldr r3, [pc, #836] @ 471b0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r3, #56] @ 0x38 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 459cc │ │ │ │ + beq 46eb4 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r2, [pc, #800] @ 45cd4 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r2, [pc, #788] @ 471b4 │ │ │ │ + mov r0, #3 │ │ │ │ mov r1, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ + bl b155c │ │ │ │ mov r0, #38 @ 0x26 │ │ │ │ - add sp, sp, #36 @ 0x24 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r3, [pc, #772] @ 45cd8 │ │ │ │ + b 46e7c │ │ │ │ + ldr r3, [pc, #764] @ 471b8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 45a08 │ │ │ │ - ldr r2, [pc, #756] @ 45cdc │ │ │ │ + beq 46ef0 │ │ │ │ + ldr r2, [pc, #748] @ 471bc │ │ │ │ mov r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r2, #36] @ 0x24 │ │ │ │ add r2, r2, #36 @ 0x24 │ │ │ │ cmp r0, r1 │ │ │ │ - beq 45ca4 │ │ │ │ + beq 47184 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, #5 │ │ │ │ - bne 459ec │ │ │ │ - ldr r2, [pc, #720] @ 45ce0 │ │ │ │ - ldr r3, [pc, #720] @ 45ce4 │ │ │ │ - ldr r5, [pc, #720] @ 45ce8 │ │ │ │ + bne 46ed4 │ │ │ │ + ldr r2, [pc, #712] @ 471c0 │ │ │ │ + ldr r3, [pc, #712] @ 471c4 │ │ │ │ + ldr r5, [pc, #712] @ 471c8 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [r2] │ │ │ │ - ldr r0, [r3] │ │ │ │ add r2, r5, #60 @ 0x3c │ │ │ │ - bl 22f70 │ │ │ │ + ldr r0, [r3] │ │ │ │ + bl 22ecc │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r5, #64] @ 0x40 │ │ │ │ - beq 45b44 │ │ │ │ + beq 4702c │ │ │ │ ldr r3, [r5, #60] @ 0x3c │ │ │ │ cmp r3, #0 │ │ │ │ - ble 45b44 │ │ │ │ - ldr r7, [pc, #668] @ 45cec │ │ │ │ + ble 4702c │ │ │ │ + ldr r7, [pc, #660] @ 471cc │ │ │ │ mov r4, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ add r0, r0, r4 │ │ │ │ - ldr r3, [r0, #68] @ 0x44 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - ldr r3, [r0, #64] @ 0x40 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - ldr r3, [r0, #56] @ 0x38 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r3, [r0, #52] @ 0x34 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldr r3, [r0, #48] @ 0x30 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [r0, #44] @ 0x2c │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [r0, #40] @ 0x28 │ │ │ │ + mov r3, r8 │ │ │ │ + ldr r1, [r0, #68] @ 0x44 │ │ │ │ mov r2, r7 │ │ │ │ - mov r1, #6 │ │ │ │ + str r1, [sp, #24] │ │ │ │ + ldr r1, [r0, #64] @ 0x40 │ │ │ │ + str r1, [sp, #20] │ │ │ │ + ldr r1, [r0, #56] @ 0x38 │ │ │ │ + str r1, [sp, #16] │ │ │ │ + ldr r1, [r0, #52] @ 0x34 │ │ │ │ + str r1, [sp, #12] │ │ │ │ + ldr r1, [r0, #48] @ 0x30 │ │ │ │ + str r1, [sp, #8] │ │ │ │ + ldr r1, [r0, #44] @ 0x2c │ │ │ │ + str r1, [sp, #4] │ │ │ │ + ldr r1, [r0, #40] @ 0x28 │ │ │ │ mov r0, #3 │ │ │ │ - str r3, [sp] │ │ │ │ - mov r3, r8 │ │ │ │ - bl ab6e0 │ │ │ │ + str r1, [sp] │ │ │ │ + mov r1, #6 │ │ │ │ + bl b155c │ │ │ │ ldr r0, [r5, #64] @ 0x40 │ │ │ │ - ldr r2, [pc, #576] @ 45cf0 │ │ │ │ + mov r1, #1 │ │ │ │ + ldr r2, [pc, #564] @ 471d0 │ │ │ │ add ip, r0, r4 │ │ │ │ add r3, ip, #44 @ 0x2c │ │ │ │ + ldr lr, [ip, #40] @ 0x28 │ │ │ │ ldm r3, {r3, r9, sl, fp} │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [ip, #40] @ 0x28 │ │ │ │ - mov r1, #1 │ │ │ │ - b 45ad8 │ │ │ │ + b 46fc0 │ │ │ │ add r1, r1, #1 │ │ │ │ - cmp r1, #5 │ │ │ │ add r2, r2, #36 @ 0x24 │ │ │ │ - beq 45b30 │ │ │ │ + cmp r1, #5 │ │ │ │ + beq 47018 │ │ │ │ ldr ip, [r2, #44] @ 0x2c │ │ │ │ cmp lr, ip │ │ │ │ - bne 45ac8 │ │ │ │ + bne 46fb0 │ │ │ │ ldr ip, [r2, #48] @ 0x30 │ │ │ │ cmp r3, ip │ │ │ │ - bne 45ac8 │ │ │ │ + bne 46fb0 │ │ │ │ ldr ip, [r2, #56] @ 0x38 │ │ │ │ cmp r9, ip │ │ │ │ - bne 45ac8 │ │ │ │ + bne 46fb0 │ │ │ │ ldr ip, [r2, #60] @ 0x3c │ │ │ │ cmp sl, ip │ │ │ │ - bne 45ac8 │ │ │ │ + bne 46fb0 │ │ │ │ ldr ip, [r2, #64] @ 0x40 │ │ │ │ cmp fp, ip │ │ │ │ - bne 45ac8 │ │ │ │ - ldr r3, [pc, #472] @ 45cf4 │ │ │ │ + bne 46fb0 │ │ │ │ + ldr r3, [pc, #464] @ 471d4 │ │ │ │ add r2, r1, r1, lsl #3 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r2, lsl #2 │ │ │ │ mov r2, #1 │ │ │ │ - str r1, [r3, #32] │ │ │ │ str r2, [r3, #4] │ │ │ │ + str r1, [r3, #32] │ │ │ │ ldr r3, [r5, #60] @ 0x3c │ │ │ │ add r8, r8, #1 │ │ │ │ - cmp r8, r3 │ │ │ │ add r4, r4, #100 @ 0x64 │ │ │ │ - blt 45a54 │ │ │ │ - ldr r1, [pc, #428] @ 45cf8 │ │ │ │ - ldr r2, [pc, #428] @ 45cfc │ │ │ │ + cmp r8, r3 │ │ │ │ + blt 46f3c │ │ │ │ + ldr r1, [pc, #420] @ 471d8 │ │ │ │ + mov r0, #1 │ │ │ │ + ldr r2, [pc, #416] @ 471dc │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, #40] @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r0, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ str r0, [r2, #56] @ 0x38 │ │ │ │ - bne 45b78 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 47060 │ │ │ │ ldr r3, [r1, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ movne r3, r0 │ │ │ │ strne r0, [r1, #40] @ 0x28 │ │ │ │ - ldr r2, [pc, #384] @ 45d00 │ │ │ │ + ldr r2, [pc, #376] @ 471e0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r2, #112] @ 0x70 │ │ │ │ cmp r1, #0 │ │ │ │ - bne 45b9c │ │ │ │ + bne 47084 │ │ │ │ ldr r1, [r2, #148] @ 0x94 │ │ │ │ cmp r1, #0 │ │ │ │ movne r1, #1 │ │ │ │ strne r1, [r2, #112] @ 0x70 │ │ │ │ - ldr r2, [pc, #352] @ 45d04 │ │ │ │ - ldr r4, [pc, #352] @ 45d08 │ │ │ │ + ldr r2, [pc, #344] @ 471e4 │ │ │ │ + mov r8, #0 │ │ │ │ + ldr r4, [pc, #340] @ 471e8 │ │ │ │ + ldr r7, [pc, #340] @ 471ec │ │ │ │ ldr sl, [r6, r2] │ │ │ │ - ldr r6, [pc, #348] @ 45d0c │ │ │ │ - ldr r7, [pc, #348] @ 45d10 │ │ │ │ add r4, pc, r4 │ │ │ │ - add r6, pc, r6 │ │ │ │ + ldr r6, [pc, #332] @ 471f0 │ │ │ │ add r9, r4, #144 @ 0x90 │ │ │ │ - mov r8, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ + add r6, pc, r6 │ │ │ │ add r5, r6, #68 @ 0x44 │ │ │ │ cmp r3, #0 │ │ │ │ - add r0, r4, #56 @ 0x38 │ │ │ │ - ldm r0, {r0, ip, lr} │ │ │ │ + ldr fp, [r4, #44] @ 0x2c │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [r4, #44] @ 0x2c │ │ │ │ - ldr r1, [r4, #48] @ 0x30 │ │ │ │ strb r8, [r6, #167] @ 0xa7 │ │ │ │ - beq 45bf0 │ │ │ │ - ldr r3, [pc, #292] @ 45d14 │ │ │ │ + ldr lr, [r4, #48] @ 0x30 │ │ │ │ + ldr ip, [r4, #56] @ 0x38 │ │ │ │ + ldrd r0, [r4, #60] @ 0x3c │ │ │ │ + beq 470d8 │ │ │ │ + ldr r3, [pc, #284] @ 471f4 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr fp, [r4, #36] @ 0x24 │ │ │ │ + ldr r2, [r4, #36] @ 0x24 │ │ │ │ + stmib sp, {fp, lr} │ │ │ │ str r3, [sp, #24] │ │ │ │ - ldr r3, [pc, #280] @ 45d18 │ │ │ │ - str lr, [sp, #20] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str ip, [sp, #16] │ │ │ │ - str r0, [sp, #12] │ │ │ │ - str r1, [sp, #8] │ │ │ │ - str r2, [sp, #4] │ │ │ │ + ldr r3, [pc, #268] @ 471f8 │ │ │ │ + str ip, [sp, #12] │ │ │ │ + strd r0, [sp, #16] │ │ │ │ mov r1, #98 @ 0x62 │ │ │ │ + mov r0, r5 │ │ │ │ + str r2, [sp, #28] │ │ │ │ mov r2, #1 │ │ │ │ + add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ - mov r0, r5 │ │ │ │ mov r3, #100 @ 0x64 │ │ │ │ - str fp, [sp, #28] │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #228] @ 45d1c │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ + ldr r2, [pc, #228] @ 471fc │ │ │ │ mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 45c7c │ │ │ │ - ldr ip, [r4, #36] @ 0x24 │ │ │ │ - ldr r2, [pc, #192] @ 45d20 │ │ │ │ - cmp r3, ip │ │ │ │ - mov lr, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ + beq 4715c │ │ │ │ + ldr r2, [r4, #36] @ 0x24 │ │ │ │ + cmp r3, r2 │ │ │ │ + beq 4715c │ │ │ │ + mov r2, #0 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, #3 │ │ │ │ - beq 45c7c │ │ │ │ - str lr, [r4, #40] @ 0x28 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #160] @ 45d24 │ │ │ │ - mov r1, #4 │ │ │ │ + str r2, [r4, #40] @ 0x28 │ │ │ │ + ldr r2, [pc, #168] @ 47200 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r2, [pc, #160] @ 47204 │ │ │ │ + mov r1, #4 │ │ │ │ mov r0, #3 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ cmp r4, r9 │ │ │ │ - beq 459a0 │ │ │ │ + beq 46e78 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ - b 45bc8 │ │ │ │ - ldr r2, [pc, #124] @ 45d28 │ │ │ │ + b 470b0 │ │ │ │ + ldr r2, [pc, #124] @ 47208 │ │ │ │ add r1, r3, r3, lsl #3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, r1, lsl #2 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [r2, #4] │ │ │ │ str r3, [r2, #32] │ │ │ │ - b 45a08 │ │ │ │ + b 46ef0 │ │ │ │ mvn r0, #0 │ │ │ │ - b 459a4 │ │ │ │ - eoreq r8, pc, r8, asr #18 │ │ │ │ - eorseq r3, r0, r4, asr pc │ │ │ │ - andseq r8, r8, r4, asr pc │ │ │ │ - andeq r1, r0, r0, lsl #12 │ │ │ │ - ldrdeq sl, [pc], -ip @ │ │ │ │ - andeq r1, r0, r8, lsr #23 │ │ │ │ - andeq r1, r0, r4, asr #14 │ │ │ │ - eorseq r3, r0, r8, asr #29 │ │ │ │ - @ instruction: 0x00188ed8 │ │ │ │ - eoreq sl, pc, ip, lsl #24 │ │ │ │ - eoreq sl, pc, r8, lsr #23 │ │ │ │ - eoreq sl, pc, r8, ror fp @ │ │ │ │ - mlaseq r0, r0, sp, r3 │ │ │ │ - eoreq sl, pc, r8, asr #22 │ │ │ │ - muleq r0, r0, fp │ │ │ │ - eoreq sl, pc, r4, lsl fp @ │ │ │ │ - eorseq r3, r0, r0, lsr sp │ │ │ │ - andseq r8, r8, r8, lsr sp │ │ │ │ - andseq r8, r8, r4, lsl #26 │ │ │ │ - andseq r8, r8, r0, ror sp │ │ │ │ - andseq r8, r8, r0, ror sp │ │ │ │ - andseq r8, r8, r8, asr sp │ │ │ │ - andseq r7, r8, ip, lsr r9 │ │ │ │ - eoreq sl, pc, r8, lsl sl @ │ │ │ │ + b 46e7c │ │ │ │ + eorseq r7, r1, r0, lsl #9 │ │ │ │ + eorseq r2, r2, ip, ror sl │ │ │ │ + @ instruction: 0x00199cb4 │ │ │ │ + andeq r1, r0, ip, ror #11 │ │ │ │ + ldrshteq r9, [r1], -r4 │ │ │ │ + muleq r0, r4, fp │ │ │ │ + andeq r1, r0, r0, lsr r7 │ │ │ │ + eorseq r2, r2, r0, ror #19 │ │ │ │ + andseq r9, r9, r0, asr #24 │ │ │ │ + eorseq r9, r1, ip, lsl r7 │ │ │ │ + eorseq r9, r1, r0, asr #13 │ │ │ │ + eorseq r9, r1, ip, lsl #13 │ │ │ │ + eorseq r2, r2, r4, lsr #17 │ │ │ │ + eorseq r9, r1, r0, ror #12 │ │ │ │ + andeq r1, r0, ip, ror fp │ │ │ │ + eorseq r9, r1, ip, lsr #12 │ │ │ │ + andseq r9, r9, r4, lsr #21 │ │ │ │ + eorseq r2, r2, ip, lsr r8 │ │ │ │ + andseq r9, r9, ip, ror #20 │ │ │ │ + andseq r9, r9, r0, asr #21 │ │ │ │ + @ instruction: 0x00199ad8 │ │ │ │ + @ instruction: 0x00199ab8 │ │ │ │ + andseq r8, r9, r4, lsr #13 │ │ │ │ + eorseq r9, r1, r8, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r2, [pc, #148] @ 45dd8 │ │ │ │ + ldr r3, [pc, #164] @ 472d4 │ │ │ │ ldr r4, [r0] │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r2, #40] @ 0x28 │ │ │ │ - ldrd r6, [r2, #172] @ 0xac │ │ │ │ - add r3, r2, r3, lsl #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r3, #40] @ 0x28 │ │ │ │ + ldr r2, [r3, #44] @ 0x2c │ │ │ │ + ldr r8, [r3, #168] @ 0xa8 │ │ │ │ + ldrd r6, [r3, #172] @ 0xac │ │ │ │ + add r3, r3, r1, lsl #3 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ - ldr r1, [r2, #44] @ 0x2c │ │ │ │ add r7, r6, r7 │ │ │ │ cmp r6, r7 │ │ │ │ - ldr r8, [r2, #168] @ 0xa8 │ │ │ │ - add r3, r3, r1 │ │ │ │ - beq 45da8 │ │ │ │ + add r3, r3, r2 │ │ │ │ + beq 472a4 │ │ │ │ cmp r8, #0 │ │ │ │ movgt r5, #0 │ │ │ │ - ble 45da0 │ │ │ │ + ble 4728c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, r6 │ │ │ │ - bl 22d0c │ │ │ │ add r5, r5, #1 │ │ │ │ + bl 22c68 │ │ │ │ cmp r8, r5 │ │ │ │ add r4, r4, r6 │ │ │ │ add r3, r0, r7 │ │ │ │ - bne 45d7c │ │ │ │ + bne 47268 │ │ │ │ + ldrd r4, [sp] │ │ │ │ mov r0, #0 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ cmp r6, #0 │ │ │ │ - sublt r2, r8, #1 │ │ │ │ - mullt r2, r2, r6 │ │ │ │ - rsblt r6, r6, #0 │ │ │ │ - addlt r4, r4, r2 │ │ │ │ - addlt r3, r3, r2 │ │ │ │ - mov r1, r4 │ │ │ │ + bge 472c0 │ │ │ │ + sub r2, r8, #1 │ │ │ │ + mul r2, r2, r6 │ │ │ │ + rsb r6, r6, #0 │ │ │ │ + add r4, r4, r2 │ │ │ │ + add r3, r3, r2 │ │ │ │ mul r2, r6, r8 │ │ │ │ + mov r1, r4 │ │ │ │ mov r0, r3 │ │ │ │ - bl 22d0c │ │ │ │ - mov r0, #0 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - eorseq r3, r0, r0, lsr #23 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + bl 22c68 │ │ │ │ + b 4728c │ │ │ │ + ldrhteq r2, [r2], -r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ vpush {d8} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ - ldr r9, [pc, #2596] @ 4681c │ │ │ │ - sub sp, sp, #76 @ 0x4c │ │ │ │ subs sl, r3, #0 │ │ │ │ - ldr r3, [pc, #2588] @ 46820 │ │ │ │ - mov lr, r1 │ │ │ │ - str r1, [sp, #32] │ │ │ │ - ldr r1, [pc, #2580] @ 46824 │ │ │ │ - add r9, pc, r9 │ │ │ │ + ldr r3, [pc, #2568] @ 47d10 │ │ │ │ + sub sp, sp, #76 @ 0x4c │ │ │ │ + mov r5, r1 │ │ │ │ + mov fp, r0 │ │ │ │ + ldr r9, [pc, #2556] @ 47d14 │ │ │ │ ldr ip, [sp, #128] @ 0x80 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r0, [sp, #28] │ │ │ │ + ldr r1, [pc, #2548] @ 47d18 │ │ │ │ + add r9, pc, r9 │ │ │ │ str ip, [r3, #8] │ │ │ │ ldr r1, [r9, r1] │ │ │ │ - mov r4, r0 │ │ │ │ ldr r0, [r1] │ │ │ │ movne r1, sl │ │ │ │ - moveq r1, lr │ │ │ │ + moveq r1, r5 │ │ │ │ cmp r2, #0 │ │ │ │ - str r2, [sp, #56] @ 0x38 │ │ │ │ - moveq r2, r4 │ │ │ │ + str r1, [sp, #32] │ │ │ │ + str r2, [sp, #48] @ 0x30 │ │ │ │ + moveq r2, fp │ │ │ │ cmp r0, #0 │ │ │ │ - str r1, [sp, #40] @ 0x28 │ │ │ │ - str r2, [sp, #36] @ 0x24 │ │ │ │ - bne 45e68 │ │ │ │ - ldr r2, [pc, #2512] @ 46828 │ │ │ │ + str r2, [sp, #28] │ │ │ │ + bne 47370 │ │ │ │ bic r1, ip, #255 @ 0xff │ │ │ │ + mov r2, #20992 @ 0x5200 │ │ │ │ + movt r2, #16967 @ 0x4247 │ │ │ │ cmp r1, r2 │ │ │ │ - beq 46584 │ │ │ │ + beq 47a84 │ │ │ │ ldr r3, [r3, #180] @ 0xb4 │ │ │ │ - b 45eac │ │ │ │ - ldr r2, [pc, #2492] @ 4682c │ │ │ │ + b 473b4 │ │ │ │ + ldr r2, [pc, #2468] @ 47d1c │ │ │ │ mov r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 45e88 │ │ │ │ + b 47390 │ │ │ │ add r3, r3, #1 │ │ │ │ - cmp r3, #5 │ │ │ │ add r2, r2, #36 @ 0x24 │ │ │ │ - beq 4652c │ │ │ │ + cmp r3, #5 │ │ │ │ + beq 47a18 │ │ │ │ ldr r1, [r2, #36] @ 0x24 │ │ │ │ cmp r0, r1 │ │ │ │ - bne 45e78 │ │ │ │ + bne 47380 │ │ │ │ ldr r1, [r2, #40] @ 0x28 │ │ │ │ cmp r1, #0 │ │ │ │ - beq 45e78 │ │ │ │ - ldr r2, [pc, #2440] @ 46830 │ │ │ │ + beq 47380 │ │ │ │ + ldr r2, [pc, #2416] @ 47d20 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r2, #180] @ 0xb4 │ │ │ │ - ldr r8, [pc, #2432] @ 46834 │ │ │ │ - ldr r5, [pc, #2432] @ 46838 │ │ │ │ + ldr r8, [pc, #2408] @ 47d24 │ │ │ │ cmp r3, #0 │ │ │ │ - add r8, pc, r8 │ │ │ │ add r3, r3, r3, lsl #3 │ │ │ │ + ldr r6, [pc, #2400] @ 47d28 │ │ │ │ + add r8, pc, r8 │ │ │ │ add r3, r8, r3, lsl #2 │ │ │ │ + add r6, pc, r6 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r3, [r5, #184] @ 0xb8 │ │ │ │ - beq 46548 │ │ │ │ - ldr r3, [pc, #2400] @ 4683c │ │ │ │ - ldr r2, [pc, #2400] @ 46840 │ │ │ │ - ldr r3, [r9, r3] │ │ │ │ + str r3, [r6, #184] @ 0xb8 │ │ │ │ + beq 47a34 │ │ │ │ + ldr r3, [pc, #2376] @ 47d2c │ │ │ │ mov r1, #6 │ │ │ │ + mov r0, #3 │ │ │ │ + ldr r2, [pc, #2368] @ 47d30 │ │ │ │ + ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ - str r3, [r5, #188] @ 0xbc │ │ │ │ + str r3, [r6, #188] @ 0xbc │ │ │ │ ldr r2, [r9, r2] │ │ │ │ - mov r0, #3 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp] │ │ │ │ - str r2, [r5, #192] @ 0xc0 │ │ │ │ - ldr r2, [pc, #2364] @ 46844 │ │ │ │ - add r2, pc, r2 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #2356] @ 46848 │ │ │ │ - ldr ip, [r5, #60] @ 0x3c │ │ │ │ - ldr r3, [r5, #64] @ 0x40 │ │ │ │ + str r2, [r6, #192] @ 0xc0 │ │ │ │ + ldr r2, [pc, #2340] @ 47d34 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r3, [r6, #60] @ 0x3c │ │ │ │ mov r1, #6 │ │ │ │ mov r0, #3 │ │ │ │ - str ip, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r3, [r5, #64] @ 0x40 │ │ │ │ + ldr r2, [pc, #2320] @ 47d38 │ │ │ │ + str r3, [sp] │ │ │ │ + ldr r3, [r6, #64] @ 0x40 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r3, [r6, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 4674c │ │ │ │ - ldr r2, [pc, #2316] @ 4684c │ │ │ │ + beq 47c44 │ │ │ │ + ldr r2, [pc, #2292] @ 47d3c │ │ │ │ mov r1, #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r3, [r5, #60] @ 0x3c │ │ │ │ - ldr lr, [pc, #2296] @ 46850 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r3, [r6, #60] @ 0x3c │ │ │ │ + ldr lr, [r6, #184] @ 0xb8 │ │ │ │ cmp r3, #0 │ │ │ │ - ldr ip, [r5, #184] @ 0xb8 │ │ │ │ + ble 47af4 │ │ │ │ + ldr r3, [pc, #2260] @ 47d40 │ │ │ │ mov r4, #0 │ │ │ │ - ble 465f4 │ │ │ │ - ldr r3, [pc, #2280] @ 46854 │ │ │ │ - str sl, [sp, #64] @ 0x40 │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov fp, lr │ │ │ │ - mov r6, lr │ │ │ │ - lsl r0, ip, #3 │ │ │ │ - mov sl, lr │ │ │ │ - str r4, [sp, #60] @ 0x3c │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ + movw ip, #34464 @ 0x86a0 │ │ │ │ + movt ip, #1 │ │ │ │ + lsl r0, lr, #3 │ │ │ │ + mov r7, ip │ │ │ │ + str r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ + str fp, [sp, #56] @ 0x38 │ │ │ │ + mov fp, ip │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + str r5, [sp, #60] @ 0x3c │ │ │ │ + str sl, [sp, #64] @ 0x40 │ │ │ │ + mov sl, ip │ │ │ │ str r9, [sp, #68] @ 0x44 │ │ │ │ - b 45fac │ │ │ │ - ldr r3, [pc, #2236] @ 46858 │ │ │ │ + b 474c0 │ │ │ │ + ldr r3, [pc, #2196] @ 47d44 │ │ │ │ add r4, r4, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #60] @ 0x3c │ │ │ │ cmp r3, r4 │ │ │ │ - ble 460f0 │ │ │ │ - ldr r2, [r5, #64] @ 0x40 │ │ │ │ - add r7, r4, r4, lsl #2 │ │ │ │ - add r7, r7, r7, lsl #2 │ │ │ │ - add r3, r0, ip │ │ │ │ - add r2, r2, r7, lsl #2 │ │ │ │ + ble 47600 │ │ │ │ + ldr r2, [r6, #64] @ 0x40 │ │ │ │ + mov r5, #100 @ 0x64 │ │ │ │ + add r3, r0, lr │ │ │ │ add r3, r8, r3, lsl #2 │ │ │ │ + mul r5, r5, r4 │ │ │ │ + ldr ip, [r3, #8] │ │ │ │ + add r2, r2, r5 │ │ │ │ ldr r1, [r2, #40] @ 0x28 │ │ │ │ - ldr lr, [r3, #8] │ │ │ │ - lsl r7, r7, #2 │ │ │ │ - cmp r1, lr │ │ │ │ - bne 45f94 │ │ │ │ + cmp r1, ip │ │ │ │ + bne 474a8 │ │ │ │ + ldr ip, [r3, #12] │ │ │ │ ldr r9, [r2, #44] @ 0x2c │ │ │ │ - ldr lr, [r3, #12] │ │ │ │ - cmp r9, lr │ │ │ │ - bne 45f94 │ │ │ │ + cmp r9, ip │ │ │ │ + bne 474a8 │ │ │ │ + ldr ip, [r3, #20] │ │ │ │ ldr r9, [r2, #48] @ 0x30 │ │ │ │ - ldr lr, [r3, #20] │ │ │ │ - cmp r9, lr │ │ │ │ - bne 45f94 │ │ │ │ + cmp r9, ip │ │ │ │ + bne 474a8 │ │ │ │ + ldr ip, [r3, #24] │ │ │ │ ldr r9, [r2, #52] @ 0x34 │ │ │ │ - ldr lr, [r3, #24] │ │ │ │ - cmp r9, lr │ │ │ │ - bne 45f94 │ │ │ │ + cmp r9, ip │ │ │ │ + bne 474a8 │ │ │ │ ldr r3, [r3, #28] │ │ │ │ - ldr lr, [r2, #56] @ 0x38 │ │ │ │ - cmp lr, r3 │ │ │ │ - bne 45f94 │ │ │ │ + ldr ip, [r2, #56] @ 0x38 │ │ │ │ + cmp ip, r3 │ │ │ │ + bne 474a8 │ │ │ │ ldr r0, [r2, #20] │ │ │ │ ldr r3, [r2, #84] @ 0x54 │ │ │ │ str r0, [sp, #8] │ │ │ │ - ldr r2, [r2, #16] │ │ │ │ mov r0, #3 │ │ │ │ + ldr r2, [r2, #16] │ │ │ │ stm sp, {r1, r2} │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, #6 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r3, [r5, #64] @ 0x40 │ │ │ │ - ldr r2, [pc, #2068] @ 4685c │ │ │ │ - add r3, r3, r7 │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + bl b155c │ │ │ │ + ldr r3, [r6, #64] @ 0x40 │ │ │ │ + mov r1, #6 │ │ │ │ + ldr r2, [pc, #2028] @ 47d48 │ │ │ │ + add r3, r3, r5 │ │ │ │ vldr s16, [r3, #8] │ │ │ │ - ldr r7, [r3, #64] @ 0x40 │ │ │ │ - ldr r9, [r3, #68] @ 0x44 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r3, #40] @ 0x28 │ │ │ │ + ldr r5, [r3, #64] @ 0x40 │ │ │ │ vcvt.u32.f32 s16, s16 │ │ │ │ - ldr ip, [r3, #40] @ 0x28 │ │ │ │ + ldr r9, [r3, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r1, #6 │ │ │ │ + stm sp, {r5, r9} │ │ │ │ + vstr s16, [sp, #8] │ │ │ │ + str r0, [sp, #12] │ │ │ │ mov r0, #3 │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - str ip, [sp, #12] │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, r4 │ │ │ │ - vstr s16, [sp, #8] │ │ │ │ - stm sp, {r7, r9} │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #2004] @ 46860 │ │ │ │ - mov r3, r6 │ │ │ │ - add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r2, [pc, #1968] @ 47d4c │ │ │ │ + mov r3, r7 │ │ │ │ mov r1, #6 │ │ │ │ mov r0, #3 │ │ │ │ - str sl, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - cmp r7, r3 │ │ │ │ + str sl, [sp, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ + cmp r5, r3 │ │ │ │ cmpge r9, r2 │ │ │ │ - blt 460c8 │ │ │ │ - cmp r7, r6 │ │ │ │ - bge 46604 │ │ │ │ + blt 475d8 │ │ │ │ + cmp r5, r7 │ │ │ │ + bge 47b10 │ │ │ │ cmp r9, fp │ │ │ │ - ble 4665c │ │ │ │ - ldr r2, [pc, #1940] @ 46864 │ │ │ │ + ble 47b68 │ │ │ │ + ldr r2, [pc, #1904] @ 47d50 │ │ │ │ mov r0, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #6 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r3, [pc, #1924] @ 46868 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r3, [pc, #1888] @ 47d54 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr ip, [r3, #184] @ 0xb8 │ │ │ │ - lsl r0, ip, #3 │ │ │ │ - b 45f94 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - mov lr, sl │ │ │ │ - add r4, r3, r3, lsl #2 │ │ │ │ - add r4, r4, r4, lsl #2 │ │ │ │ + ldr lr, [r3, #184] @ 0xb8 │ │ │ │ + lsl r0, lr, #3 │ │ │ │ + b 474a8 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + mov ip, sl │ │ │ │ + mov r4, #100 @ 0x64 │ │ │ │ + str fp, [sp, #28] │ │ │ │ + ldr fp, [sp, #56] @ 0x38 │ │ │ │ + ldr r5, [sp, #60] @ 0x3c │ │ │ │ + mul r4, r4, r3 │ │ │ │ ldr sl, [sp, #64] @ 0x40 │ │ │ │ ldr r9, [sp, #68] @ 0x44 │ │ │ │ - lsl r4, r4, #2 │ │ │ │ - ldr r5, [pc, #1880] @ 4686c │ │ │ │ - add r0, r0, ip │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r0, r5, r0, lsl #2 │ │ │ │ - ldr r3, [r0, #12] │ │ │ │ - ldr r2, [pc, #1864] @ 46870 │ │ │ │ - ldr r7, [pc, #1864] @ 46874 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldr r3, [r0, #8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ + add r0, r0, lr │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r6, [pc, #1828] @ 47d58 │ │ │ │ mov r1, #4 │ │ │ │ + ldr r2, [pc, #1824] @ 47d5c │ │ │ │ + add r6, pc, r6 │ │ │ │ + add lr, r6, r0, lsl #2 │ │ │ │ mov r0, #3 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - stm sp, {fp, lr} │ │ │ │ - mov r3, r6 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r3, [r7, #180] @ 0xb4 │ │ │ │ - ldr r2, [pc, #1820] @ 46878 │ │ │ │ - add r3, r3, r3, lsl #3 │ │ │ │ - add r5, r5, r3, lsl #2 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - mov r1, #4 │ │ │ │ + ldr r8, [lr, #12] │ │ │ │ + str r8, [sp, #12] │ │ │ │ + ldr lr, [lr, #8] │ │ │ │ + ldr r8, [pc, #1796] @ 47d60 │ │ │ │ + stmib sp, {ip, lr} │ │ │ │ + ldr ip, [sp, #28] │ │ │ │ + add r8, pc, r8 │ │ │ │ + str ip, [sp] │ │ │ │ + bl b155c │ │ │ │ + ldr ip, [r8, #180] @ 0xb4 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ + mov r3, fp │ │ │ │ + mov r1, #4 │ │ │ │ + ldr r2, [pc, #1760] @ 47d64 │ │ │ │ + add ip, ip, ip, lsl r0 │ │ │ │ + add r6, r6, ip, lsl #2 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr ip, [r6, #12] │ │ │ │ + str ip, [sp, #8] │ │ │ │ + ldr ip, [r6, #8] │ │ │ │ + stm sp, {r5, ip} │ │ │ │ + bl b155c │ │ │ │ + ldr ip, [sp, #28] │ │ │ │ + str r7, [r8, #188] @ 0xbc │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ - str r6, [r7, #188] @ 0xbc │ │ │ │ + str ip, [r8, #192] @ 0xc0 │ │ │ │ tst r3, #5 │ │ │ │ - str fp, [r7, #192] @ 0xc0 │ │ │ │ - bne 4669c │ │ │ │ - ldr r5, [pc, #1748] @ 4687c │ │ │ │ - ldr r3, [pc, #1748] @ 46880 │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r7, [r5, #184] @ 0xb8 │ │ │ │ + bne 47ba8 │ │ │ │ + ldr lr, [pc, #1704] @ 47d68 │ │ │ │ + cmp fp, r7 │ │ │ │ + ldr r3, [pc, #1700] @ 47d6c │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [lr, #64] @ 0x40 │ │ │ │ add r3, pc, r3 │ │ │ │ - add r1, r7, r7, lsl #3 │ │ │ │ + stm lr, {r5, fp} │ │ │ │ + ldr ip, [lr, #184] @ 0xb8 │ │ │ │ + add r6, r1, r4 │ │ │ │ + ldr r4, [r1, r4] │ │ │ │ + lsl r2, ip, #3 │ │ │ │ + add r1, r2, ip │ │ │ │ add r3, r3, r1, lsl #2 │ │ │ │ - ldr r8, [r5, #64] @ 0x40 │ │ │ │ - ldr sl, [r3, #16] │ │ │ │ - add fp, r8, r4 │ │ │ │ - lsl r3, r7, #3 │ │ │ │ - mov r1, sl │ │ │ │ - ldr r0, [fp, #32] │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - blx 1c6508 │ │ │ │ - ldr r1, [sp, #28] │ │ │ │ - ldr r2, [r8, r4] │ │ │ │ - cmp r1, r6 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - mov r3, r0 │ │ │ │ - str r0, [r5, #12] │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ - str r0, [r5] │ │ │ │ - bgt 4656c │ │ │ │ - ldr r1, [r5, #192] @ 0xc0 │ │ │ │ - cmp r0, r1 │ │ │ │ - bgt 4656c │ │ │ │ - ldr r0, [pc, #1596] @ 46850 │ │ │ │ - cmp r6, r0 │ │ │ │ - beq 46804 │ │ │ │ - ldr r0, [pc, #1636] @ 46884 │ │ │ │ - ldr r4, [r9, r0] │ │ │ │ - ldr r0, [r4] │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 4624c │ │ │ │ - ldr r0, [r5, #212] @ 0xd4 │ │ │ │ - ldr ip, [sp, #28] │ │ │ │ - cmp r0, ip │ │ │ │ - bne 4624c │ │ │ │ - ldr r0, [r5, #216] @ 0xd8 │ │ │ │ - ldr ip, [sp, #32] │ │ │ │ - cmp r0, ip │ │ │ │ - beq 467d0 │ │ │ │ - ldr r3, [pc, #1588] @ 46888 │ │ │ │ - str r2, [sp, #36] @ 0x24 │ │ │ │ - ldr r6, [r9, r3] │ │ │ │ - ldr r3, [pc, #1580] @ 4688c │ │ │ │ - ldr r1, [r6] │ │ │ │ - ldr r5, [r9, r3] │ │ │ │ - ldr r0, [r5] │ │ │ │ - bl 23918 │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ + ldr r1, [r3, #16] │ │ │ │ + ldr r3, [r6, #32] │ │ │ │ + sdiv r3, r3, r1 │ │ │ │ + str r3, [lr, #12] │ │ │ │ + bgt 47a6c │ │ │ │ + ldr r0, [lr, #192] @ 0xc0 │ │ │ │ + cmp r5, r0 │ │ │ │ + bgt 47a6c │ │ │ │ + movw r8, #34464 @ 0x86a0 │ │ │ │ + movt r8, #1 │ │ │ │ + cmp r7, r8 │ │ │ │ + beq 47cf8 │ │ │ │ + ldr r8, [pc, #1612] @ 47d70 │ │ │ │ + ldr sl, [r9, r8] │ │ │ │ + ldr r8, [sl] │ │ │ │ + cmp r8, #0 │ │ │ │ + beq 47748 │ │ │ │ + ldr r8, [lr, #212] @ 0xd4 │ │ │ │ + cmp r8, fp │ │ │ │ + bne 47748 │ │ │ │ + ldr lr, [lr, #216] @ 0xd8 │ │ │ │ + cmp lr, r5 │ │ │ │ + beq 47cc8 │ │ │ │ + ldr r3, [pc, #1572] @ 47d74 │ │ │ │ + ldr r7, [r9, r3] │ │ │ │ + ldr r3, [pc, #1568] @ 47d78 │ │ │ │ + ldr r1, [r7] │ │ │ │ + ldr r8, [r9, r3] │ │ │ │ + ldr r0, [r8] │ │ │ │ + bl 23850 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 465dc │ │ │ │ - ldr r1, [r6] │ │ │ │ - ldr r0, [r5] │ │ │ │ - bl 22514 │ │ │ │ - ldr r8, [pc, #1540] @ 46890 │ │ │ │ - ldr r1, [r6] │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r7, r0 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bl 219e0 │ │ │ │ - ldr r3, [r7, #100] @ 0x64 │ │ │ │ - mov r0, r7 │ │ │ │ - str r3, [r8, #220] @ 0xdc │ │ │ │ - bl 2213c │ │ │ │ + beq 47adc │ │ │ │ + ldr r1, [r7] │ │ │ │ + mov r2, r4 │ │ │ │ + ldr r0, [r8] │ │ │ │ + bl 22470 │ │ │ │ + mov r3, r0 │ │ │ │ + ldr r1, [r7] │ │ │ │ + ldr r0, [r8] │ │ │ │ + str r3, [sp, #28] │ │ │ │ + bl 21948 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + ldr r4, [pc, #1504] @ 47d7c │ │ │ │ + ldr r2, [r3, #100] @ 0x64 │ │ │ │ + mov r0, r3 │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r2, [r4, #220] @ 0xdc │ │ │ │ + bl 22098 │ │ │ │ + mov r3, #2 │ │ │ │ + ldr r1, [r7] │ │ │ │ + ldr r0, [r8] │ │ │ │ + str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ - mov ip, #2 │ │ │ │ - ldr r1, [r6] │ │ │ │ mov r2, r3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str ip, [sp] │ │ │ │ - bl 24f80 │ │ │ │ - ldr r7, [r8, #184] @ 0xb8 │ │ │ │ - ldr r2, [pc, #1472] @ 46894 │ │ │ │ - add r1, r7, r7, lsl #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r2, r2, r1, lsl #2 │ │ │ │ - ldr r3, [r8, #12] │ │ │ │ - ldr r6, [r8, #188] @ 0xbc │ │ │ │ - ldr r1, [r8, #192] @ 0xc0 │ │ │ │ - ldr sl, [r2, #16] │ │ │ │ - lsl r2, r7, #3 │ │ │ │ - str r2, [sp, #36] @ 0x24 │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ + bl 24eac │ │ │ │ + ldr r1, [pc, #1456] @ 47d80 │ │ │ │ + ldr ip, [r4, #184] @ 0xb8 │ │ │ │ + ldr r3, [r4, #12] │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r4, #188] @ 0xbc │ │ │ │ + lsl r2, ip, #3 │ │ │ │ + ldr r0, [r4, #192] @ 0xc0 │ │ │ │ + add lr, r2, ip │ │ │ │ + add r1, r1, lr, lsl #2 │ │ │ │ + ldr r1, [r1, #16] │ │ │ │ + add r2, r2, ip │ │ │ │ + ldr r4, [pc, #1416] @ 47d84 │ │ │ │ + add r4, pc, r4 │ │ │ │ + add r2, r4, r2, lsl #2 │ │ │ │ + ldr r2, [r2, #12] │ │ │ │ + str r7, [sp] │ │ │ │ + ldr r7, [pc, #1400] @ 47d88 │ │ │ │ + strd r0, [sp, #4] │ │ │ │ + mov r1, #6 │ │ │ │ mov r0, #3 │ │ │ │ - add r8, r2, r7 │ │ │ │ - ldr r7, [pc, #1424] @ 46898 │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r8, r7, r8, lsl #2 │ │ │ │ - ldr r2, [r8, #12] │ │ │ │ - str r6, [sp] │ │ │ │ - ldr r6, [pc, #1408] @ 4689c │ │ │ │ str r2, [sp, #16] │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r2, [pc, #1400] @ 468a0 │ │ │ │ - stmib sp, {r1, sl} │ │ │ │ - ldr r1, [r6, #220] @ 0xdc │ │ │ │ + ldr r2, [pc, #1384] @ 47d8c │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr ip, [r7, #220] @ 0xdc │ │ │ │ add r2, pc, r2 │ │ │ │ - str r1, [sp, #12] │ │ │ │ + str ip, [sp, #12] │ │ │ │ + bl b155c │ │ │ │ + ldm r7, {r3, lr} │ │ │ │ mov r1, #6 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r3, [r6] │ │ │ │ - ldr ip, [r6, #192] @ 0xc0 │ │ │ │ - str r3, [r6, #168] @ 0xa8 │ │ │ │ - sub ip, ip, r3 │ │ │ │ - ldr r3, [r6, #184] @ 0xb8 │ │ │ │ - mov r0, #3 │ │ │ │ - add r3, r3, r3, lsl r0 │ │ │ │ - add r7, r7, r3, lsl #2 │ │ │ │ - ldr r8, [r7, #16] │ │ │ │ - ldr lr, [r6, #12] │ │ │ │ - ldr r7, [r6, #4] │ │ │ │ - asr ip, ip, #1 │ │ │ │ - mul ip, ip, lr │ │ │ │ - sub lr, lr, r7 │ │ │ │ - mul lr, r8, lr │ │ │ │ - ldr r2, [pc, #1316] @ 468a4 │ │ │ │ - str lr, [sp] │ │ │ │ - ldr r3, [r6, #188] @ 0xbc │ │ │ │ - str lr, [r6, #176] @ 0xb0 │ │ │ │ - sub r3, r3, r7 │ │ │ │ - add r3, ip, r3, asr #1 │ │ │ │ - mul r7, r8, r7 │ │ │ │ - mul r3, r8, r3 │ │ │ │ - str r7, [sp, #4] │ │ │ │ + ldr ip, [r7, #12] │ │ │ │ + ldr r0, [r7, #192] @ 0xc0 │ │ │ │ + str r3, [r7, #168] @ 0xa8 │ │ │ │ + ldr r2, [pc, #1344] @ 47d90 │ │ │ │ + sub r0, r0, r3 │ │ │ │ + ldr r3, [r7, #184] @ 0xb8 │ │ │ │ + asr r0, r0, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r6, #172] @ 0xac │ │ │ │ - str r3, [r6, #44] @ 0x2c │ │ │ │ - mov r1, #6 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r0, [r5] │ │ │ │ + mul r0, r0, ip │ │ │ │ + sub ip, ip, lr │ │ │ │ + add r3, r3, r3, lsl #3 │ │ │ │ + add r4, r4, r3, lsl #2 │ │ │ │ + ldr r4, [r4, #16] │ │ │ │ + mul ip, r4, ip │ │ │ │ + str ip, [sp] │ │ │ │ + ldr r3, [r7, #188] @ 0xbc │ │ │ │ + str ip, [r7, #176] @ 0xb0 │ │ │ │ + sub r3, r3, lr │ │ │ │ + mul lr, r4, lr │ │ │ │ + add r3, r0, r3, asr #1 │ │ │ │ + mov r0, #3 │ │ │ │ + str lr, [sp, #4] │ │ │ │ + mul r3, r4, r3 │ │ │ │ + mov r4, #0 │ │ │ │ + str r3, [r7, #44] @ 0x2c │ │ │ │ + str lr, [r7, #172] @ 0xac │ │ │ │ mov r7, #1 │ │ │ │ + bl b155c │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r3, r7 │ │ │ │ + mov r2, r7 │ │ │ │ ldr r1, [r0, #132] @ 0x84 │ │ │ │ ldr ip, [r0, #140] @ 0x8c │ │ │ │ add r1, r1, r1, lsl #2 │ │ │ │ - mov r6, #0 │ │ │ │ add r1, ip, r1, lsl #4 │ │ │ │ ldr r1, [r1, #8] │ │ │ │ - mov r3, r7 │ │ │ │ - mov r2, r7 │ │ │ │ - str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ - bl 237bc │ │ │ │ - ldr r3, [pc, #1212] @ 468a8 │ │ │ │ + str r4, [sp, #4] │ │ │ │ + bl 236f4 │ │ │ │ + ldr r3, [pc, #1204] @ 47d94 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ - cmp r3, r6 │ │ │ │ - bne 46784 │ │ │ │ - ldr r3, [r4] │ │ │ │ + cmp r3, r4 │ │ │ │ + bne 47c7c │ │ │ │ + ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 4641c │ │ │ │ - ldr r3, [pc, #1184] @ 468ac │ │ │ │ - ldr r1, [sp, #28] │ │ │ │ + beq 4790c │ │ │ │ + ldr r3, [pc, #1176] @ 47d98 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #212] @ 0xd4 │ │ │ │ - cmp r2, r1 │ │ │ │ - beq 467dc │ │ │ │ - ldr r4, [pc, #1164] @ 468b0 │ │ │ │ - ldr r3, [pc, #1164] @ 468b4 │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r2, [r4, #184] @ 0xb8 │ │ │ │ + cmp r2, fp │ │ │ │ + beq 47cd4 │ │ │ │ + ldr r2, [pc, #1160] @ 47d9c │ │ │ │ + ldr r3, [pc, #1160] @ 47da0 │ │ │ │ + ldr r1, [pc, #1160] @ 47da4 │ │ │ │ + ldr r2, [r9, r2] │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr sl, [r3, #192] @ 0xc0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r2] │ │ │ │ + cmp r2, #0 │ │ │ │ + ldr r2, [r3, #184] @ 0xb8 │ │ │ │ add r2, r2, r2, lsl #3 │ │ │ │ - add r3, r3, r2, lsl #2 │ │ │ │ - ldr r7, [r3, #16] │ │ │ │ - ldr r3, [pc, #1140] @ 468b8 │ │ │ │ - ldr sl, [r4, #192] @ 0xc0 │ │ │ │ - ldr r3, [r9, r3] │ │ │ │ - ldr r5, [r4, #220] @ 0xdc │ │ │ │ - ldr r3, [r3] │ │ │ │ - cmp r3, #0 │ │ │ │ - ldr r3, [r4, #12] │ │ │ │ - mul r7, r3, r7 │ │ │ │ - mul r7, sl, r7 │ │ │ │ - beq 46740 │ │ │ │ - ldr r0, [fp, #84] @ 0x54 │ │ │ │ - mov r1, sl │ │ │ │ - blx 1c6508 │ │ │ │ - cmp r0, #3 │ │ │ │ - mov r8, r0 │ │ │ │ - ble 46734 │ │ │ │ - mov r8, #3 │ │ │ │ - str r8, [r4, #52] @ 0x34 │ │ │ │ - ldr r4, [pc, #1072] @ 468bc │ │ │ │ - mov r6, #0 │ │ │ │ + add r2, r1, r2, lsl #2 │ │ │ │ + ldr r1, [r3, #220] @ 0xdc │ │ │ │ + ldr r8, [r2, #16] │ │ │ │ + ldr r2, [r3, #12] │ │ │ │ + mul r8, r2, r8 │ │ │ │ + mul r8, sl, r8 │ │ │ │ + beq 47c38 │ │ │ │ + ldr r9, [r6, #84] @ 0x54 │ │ │ │ + sdiv r9, r9, sl │ │ │ │ + cmp r9, #3 │ │ │ │ + ble 47c2c │ │ │ │ + mov r9, #3 │ │ │ │ + str r9, [r3, #52] @ 0x34 │ │ │ │ + ldr r4, [pc, #1076] @ 47da8 │ │ │ │ + mov r7, #0 │ │ │ │ + mov r6, r1 │ │ │ │ + str r5, [sp, #28] │ │ │ │ + mov r5, r8 │ │ │ │ add r4, pc, r4 │ │ │ │ - str r6, [r4, #40] @ 0x28 │ │ │ │ add r4, r4, #16 │ │ │ │ - add r9, r4, r8, lsl #3 │ │ │ │ - str r6, [r4] │ │ │ │ - str r5, [r4, #4] │ │ │ │ - mov r0, r5 │ │ │ │ - mov r2, r7 │ │ │ │ + str r7, [r4, #24] │ │ │ │ + add r3, r4, r9, lsl #3 │ │ │ │ + mov r8, r3 │ │ │ │ + mov r0, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + str r7, [r4] │ │ │ │ mov r1, #0 │ │ │ │ add r4, r4, #8 │ │ │ │ - bl 24368 │ │ │ │ - cmp r9, r4 │ │ │ │ - add r6, r6, sl │ │ │ │ - add r5, r5, r7 │ │ │ │ - bne 4649c │ │ │ │ - ldr r3, [pc, #1008] @ 468c0 │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ + str r6, [r4, #-4] │ │ │ │ + bl 242a0 │ │ │ │ + cmp r8, r4 │ │ │ │ + add r7, r7, sl │ │ │ │ + add r6, r6, r5 │ │ │ │ + bne 47994 │ │ │ │ + ldr r3, [pc, #996] @ 47dac │ │ │ │ + ldr r5, [sp, #28] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r2, [r3, #212] @ 0xd4 │ │ │ │ - ldr r2, [sp, #32] │ │ │ │ - str r2, [r3, #216] @ 0xd8 │ │ │ │ - cmp r8, #1 │ │ │ │ - beq 46778 │ │ │ │ - ldr ip, [pc, #980] @ 468c4 │ │ │ │ + str fp, [r3, #212] @ 0xd4 │ │ │ │ + str r5, [r3, #216] @ 0xd8 │ │ │ │ + cmp r9, #1 │ │ │ │ + beq 47c70 │ │ │ │ + ldr ip, [pc, #972] @ 47db0 │ │ │ │ add ip, pc, ip │ │ │ │ - ldr r2, [pc, #976] @ 468c8 │ │ │ │ - mov r3, r8 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r1, #6 │ │ │ │ + ldr r2, [pc, #968] @ 47db4 │ │ │ │ + mov r3, r9 │ │ │ │ mov r0, #3 │ │ │ │ + mov r1, #6 │ │ │ │ str ip, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r3, [pc, #952] @ 468cc │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r3, [pc, #944] @ 47db8 │ │ │ │ mov r2, #1 │ │ │ │ - add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ + add r3, pc, r3 │ │ │ │ str r2, [r3, #48] @ 0x30 │ │ │ │ - add sp, sp, #76 @ 0x4c │ │ │ │ - vpop {d8} │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + b 47a4c │ │ │ │ mov r3, #0 │ │ │ │ - b 45ea0 │ │ │ │ - ldr r2, [pc, #916] @ 468d0 │ │ │ │ + b 473a8 │ │ │ │ + ldr r2, [pc, #916] @ 47dbc │ │ │ │ str ip, [r3, #180] @ 0xb4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r2, [r2, #32] │ │ │ │ str r2, [r3, #184] @ 0xb8 │ │ │ │ - ldr r2, [pc, #900] @ 468d4 │ │ │ │ + ldr r2, [pc, #900] @ 47dc0 │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ vpop {d8} │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r2, [pc, #868] @ 468d8 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r2, [pc, #848] @ 47dc4 │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 4655c │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 47a48 │ │ │ │ ands ip, ip, #255 @ 0xff │ │ │ │ - beq 46534 │ │ │ │ - ldr r3, [pc, #840] @ 468dc │ │ │ │ + beq 47a20 │ │ │ │ + ldr r3, [pc, #820] @ 47dc8 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ - b 465ac │ │ │ │ + b 47aac │ │ │ │ add r2, r2, #1 │ │ │ │ - cmp r2, #5 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ - beq 465c8 │ │ │ │ + cmp r2, #5 │ │ │ │ + beq 47ac8 │ │ │ │ ldr r1, [r3, #36] @ 0x24 │ │ │ │ cmp ip, r1 │ │ │ │ - bne 4659c │ │ │ │ + bne 47a9c │ │ │ │ ldr r1, [r3, #40] @ 0x28 │ │ │ │ cmp r1, #0 │ │ │ │ - beq 4659c │ │ │ │ + beq 47a9c │ │ │ │ mov r0, r2 │ │ │ │ - ldr r3, [pc, #784] @ 468e0 │ │ │ │ + ldr r3, [pc, #764] @ 47dcc │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r3, #180] @ 0xb4 │ │ │ │ mov r3, r0 │ │ │ │ - b 45eac │ │ │ │ - ldr r2, [pc, #768] @ 468e4 │ │ │ │ + b 473b4 │ │ │ │ + ldr r2, [pc, #748] @ 47dd0 │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 4655c │ │ │ │ - mov fp, lr │ │ │ │ - mov r6, lr │ │ │ │ - lsl r0, ip, #3 │ │ │ │ - b 4610c │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 47a48 │ │ │ │ + movw ip, #34464 @ 0x86a0 │ │ │ │ + movt ip, #1 │ │ │ │ + lsl r0, lr, #3 │ │ │ │ + mov r4, #0 │ │ │ │ + mov r7, ip │ │ │ │ + str ip, [sp, #28] │ │ │ │ + b 47624 │ │ │ │ cmp r9, fp │ │ │ │ - blt 46654 │ │ │ │ - cmp r7, r6 │ │ │ │ + blt 47b60 │ │ │ │ + cmp r5, r7 │ │ │ │ cmpeq r9, fp │ │ │ │ - bne 460c8 │ │ │ │ + bne 475d8 │ │ │ │ vmov r3, s16 │ │ │ │ cmp r3, sl │ │ │ │ - blt 467c0 │ │ │ │ + blt 47cb8 │ │ │ │ cmp sl, #49 @ 0x31 │ │ │ │ - ble 4665c │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - ldr r1, [sp, #60] @ 0x3c │ │ │ │ + ble 47b68 │ │ │ │ + ldr r2, [sp, #36] @ 0x24 │ │ │ │ sub r3, r3, sl │ │ │ │ - cmp r2, r1 │ │ │ │ clz r3, r3 │ │ │ │ + ldr r1, [sp, #52] @ 0x34 │ │ │ │ lsr r3, r3, #5 │ │ │ │ + cmp r2, r1 │ │ │ │ movle r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 460c8 │ │ │ │ - b 4665c │ │ │ │ - cmp r7, r6 │ │ │ │ - bne 460c8 │ │ │ │ - ldr r2, [pc, #644] @ 468e8 │ │ │ │ + beq 475d8 │ │ │ │ + b 47b68 │ │ │ │ + cmp r5, r7 │ │ │ │ + bne 475d8 │ │ │ │ + ldr r2, [pc, #612] @ 47dd4 │ │ │ │ mov r0, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #6 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r3, [pc, #628] @ 468ec │ │ │ │ + vmov sl, s16 │ │ │ │ mov fp, r9 │ │ │ │ + mov r7, r5 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + str r4, [sp, #44] @ 0x2c │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + ldr r3, [pc, #572] @ 47dd8 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr ip, [r3, #184] @ 0xb8 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - lsl r0, ip, #3 │ │ │ │ - mov r6, r7 │ │ │ │ - vmov sl, s16 │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ - str r4, [sp, #52] @ 0x34 │ │ │ │ - b 45f94 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - str r3, [r7, #204] @ 0xcc │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - str r3, [r7, #208] @ 0xd0 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - mov r1, fp │ │ │ │ + ldr lr, [r3, #184] @ 0xb8 │ │ │ │ + lsl r0, lr, #3 │ │ │ │ + b 474a8 │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + mov r1, ip │ │ │ │ + mov r0, r7 │ │ │ │ + strd sl, [r8, #200] @ 0xc8 │ │ │ │ + str r5, [r8, #208] @ 0xd0 │ │ │ │ add r3, r3, #7 │ │ │ │ bic r3, r3, #7 │ │ │ │ - mov r0, r6 │ │ │ │ - str r3, [r7, #196] @ 0xc4 │ │ │ │ - str sl, [r7, #200] @ 0xc8 │ │ │ │ - bl 3ea44 │ │ │ │ - ldrd r0, [r7, #204] @ 0xcc │ │ │ │ - bl 3ea1c │ │ │ │ - ldrd r0, [r7, #196] @ 0xc4 │ │ │ │ - bl 3ea30 │ │ │ │ + str r3, [r8, #196] @ 0xc4 │ │ │ │ + bl 3f948 │ │ │ │ + ldrd r0, [r8, #204] @ 0xcc │ │ │ │ + bl 3f920 │ │ │ │ + ldrd r0, [r8, #196] @ 0xc4 │ │ │ │ + bl 3f934 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ands r2, r3, #1 │ │ │ │ - bne 46764 │ │ │ │ + bne 47c5c │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ tst r3, #4 │ │ │ │ - bne 467f4 │ │ │ │ - ldr r5, [pc, #500] @ 468f0 │ │ │ │ + bne 47ce8 │ │ │ │ + ldr r6, [pc, #480] @ 47ddc │ │ │ │ mov r1, #4 │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r2, [r5, #200] @ 0xc8 │ │ │ │ - ldr r3, [r5, #196] @ 0xc4 │ │ │ │ - str r2, [sp] │ │ │ │ - ldr r2, [pc, #480] @ 468f4 │ │ │ │ mov r0, #3 │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r3, [r6, #196] @ 0xc4 │ │ │ │ + ldr r2, [r6, #200] @ 0xc8 │ │ │ │ + str r2, [sp] │ │ │ │ + ldr r2, [pc, #456] @ 47de0 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r3, [r5, #196] @ 0xc4 │ │ │ │ - str r3, [sp, #28] │ │ │ │ - ldr r3, [r5, #200] @ 0xc8 │ │ │ │ - ldr r6, [r5, #188] @ 0xbc │ │ │ │ - str r3, [sp, #32] │ │ │ │ - b 461a0 │ │ │ │ - cmp r0, #0 │ │ │ │ - str r0, [r4, #52] @ 0x34 │ │ │ │ - bgt 46484 │ │ │ │ - mov r8, #1 │ │ │ │ - str r8, [r4, #52] @ 0x34 │ │ │ │ - b 46484 │ │ │ │ - ldr r2, [pc, #420] @ 468f8 │ │ │ │ + bl b155c │ │ │ │ + ldr r7, [r6, #188] @ 0xbc │ │ │ │ + ldr fp, [r6, #196] @ 0xc4 │ │ │ │ + ldr r5, [r6, #200] @ 0xc8 │ │ │ │ + b 476b8 │ │ │ │ + cmp r9, #0 │ │ │ │ + str r9, [r3, #52] @ 0x34 │ │ │ │ + bgt 4796c │ │ │ │ + mov r9, #1 │ │ │ │ + str r9, [r3, #52] @ 0x34 │ │ │ │ + b 4796c │ │ │ │ + ldr r2, [pc, #408] @ 47de4 │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 4655c │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 47a48 │ │ │ │ mov r2, #1 │ │ │ │ - add r1, r7, #200 @ 0xc8 │ │ │ │ - add r0, r7, #196 @ 0xc4 │ │ │ │ - bl 3ec4c │ │ │ │ - b 466f4 │ │ │ │ - ldr ip, [pc, #380] @ 468fc │ │ │ │ + add r1, r8, #200 @ 0xc8 │ │ │ │ + add r0, r8, #196 @ 0xc4 │ │ │ │ + bl 3fb84 │ │ │ │ + b 47bf4 │ │ │ │ + ldr ip, [pc, #368] @ 47de8 │ │ │ │ add ip, pc, ip │ │ │ │ - b 464f0 │ │ │ │ - ldr r0, [r5] │ │ │ │ + b 479e4 │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r3, #4 │ │ │ │ - ldr r2, [r0, #132] @ 0x84 │ │ │ │ - ldr r1, [r0, #140] @ 0x8c │ │ │ │ - add r2, r2, r2, lsl #2 │ │ │ │ - add r2, r1, r2, lsl r3 │ │ │ │ - ldr r1, [r2, #8] │ │ │ │ mov r2, r7 │ │ │ │ - str r6, [sp, #16] │ │ │ │ - str r6, [sp, #12] │ │ │ │ - str r6, [sp, #8] │ │ │ │ - str r7, [sp, #4] │ │ │ │ + ldr r1, [r0, #132] @ 0x84 │ │ │ │ + ldr ip, [r0, #140] @ 0x8c │ │ │ │ + add r1, r1, r1, lsl #2 │ │ │ │ + add r1, ip, r1, lsl r3 │ │ │ │ + ldr r1, [r1, #8] │ │ │ │ str r7, [sp] │ │ │ │ - bl 2357c │ │ │ │ - b 463f8 │ │ │ │ + str r7, [sp, #4] │ │ │ │ + str r4, [sp, #8] │ │ │ │ + str r4, [sp, #12] │ │ │ │ + str r4, [sp, #16] │ │ │ │ + bl 234c0 │ │ │ │ + b 478ec │ │ │ │ cmp r3, #49 @ 0x31 │ │ │ │ cmpgt sl, #49 @ 0x31 │ │ │ │ - ble 460c8 │ │ │ │ - b 4665c │ │ │ │ - ldr r2, [pc, #180] @ 4688c │ │ │ │ - ldr r5, [r9, r2] │ │ │ │ - b 462f4 │ │ │ │ + ble 475d8 │ │ │ │ + b 47b68 │ │ │ │ + ldr lr, [pc, #168] @ 47d78 │ │ │ │ + ldr r8, [r9, lr] │ │ │ │ + b 477f0 │ │ │ │ ldr r2, [r3, #216] @ 0xd8 │ │ │ │ - ldr r1, [sp, #32] │ │ │ │ - cmp r2, r1 │ │ │ │ - ldreq r8, [r3, #52] @ 0x34 │ │ │ │ - bne 4641c │ │ │ │ - b 464e0 │ │ │ │ - add r1, r7, #200 @ 0xc8 │ │ │ │ - add r0, r7, #196 @ 0xc4 │ │ │ │ - bl 3ec4c │ │ │ │ - b 466f4 │ │ │ │ - ldr r2, [pc, #244] @ 46900 │ │ │ │ + cmp r2, r5 │ │ │ │ + bne 4790c │ │ │ │ + ldr r9, [r3, #52] @ 0x34 │ │ │ │ + b 479d4 │ │ │ │ + add r1, r8, #200 @ 0xc8 │ │ │ │ + add r0, r8, #196 @ 0xc4 │ │ │ │ + bl 3fb84 │ │ │ │ + b 47bf4 │ │ │ │ + ldr r2, [pc, #236] @ 47dec │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 4655c │ │ │ │ - strhteq r8, [pc], -r4 │ │ │ │ - ldrsbteq r3, [r0], -r0 │ │ │ │ - muleq r0, r0, fp │ │ │ │ - submi r5, r7, #0, 4 │ │ │ │ - eoreq sl, pc, r4, asr r8 @ │ │ │ │ - eorseq r3, r0, r0, asr #20 │ │ │ │ - eoreq sl, pc, ip, lsl #16 │ │ │ │ - eorseq r3, r0, ip, lsl sl │ │ │ │ - andeq r1, r0, r8, ror #25 │ │ │ │ - ldrdeq r1, [r0], -r8 │ │ │ │ - @ instruction: 0x00188af4 │ │ │ │ - @ instruction: 0x00188afc │ │ │ │ - andseq r8, r8, r0, lsr #22 │ │ │ │ - andeq r8, r1, r0, lsr #13 │ │ │ │ - andseq r8, r8, r4, lsr fp │ │ │ │ - eorseq r3, r0, r8, asr #18 │ │ │ │ - andseq r8, r8, r4, ror #20 │ │ │ │ - andseq r8, r8, r0, ror sl │ │ │ │ - andseq r8, r8, r8, asr #20 │ │ │ │ - eorseq r3, r0, r4, lsl #16 │ │ │ │ - strhteq sl, [pc], -r0 │ │ │ │ - andseq r8, r8, ip, ror #19 │ │ │ │ - ldrhteq r3, [r0], -r4 │ │ │ │ - @ instruction: 0x001889f4 │ │ │ │ - eorseq r3, r0, ip, lsr r7 │ │ │ │ - eoreq sl, pc, r4, lsl r5 @ │ │ │ │ - muleq r0, ip, ip │ │ │ │ - andeq r1, r0, r8, lsr #23 │ │ │ │ - andeq r1, r0, r4, asr #14 │ │ │ │ - eorseq r3, r0, r8, asr r6 │ │ │ │ - strdeq sl, [pc], -r0 @ │ │ │ │ - eoreq sl, pc, r0, asr #7 │ │ │ │ - eorseq r3, r0, r8, asr #11 │ │ │ │ - @ instruction: 0x001889d8 │ │ │ │ - @ instruction: 0x001889b4 │ │ │ │ - muleq r0, r8, r9 │ │ │ │ - ldrsbteq r3, [r0], -r8 │ │ │ │ - eorseq r3, r0, r0, asr #9 │ │ │ │ - mlaeq pc, r8, r2, sl @ │ │ │ │ - andeq r1, r0, ip, lsr fp │ │ │ │ - eorseq r3, r0, r8, asr r4 │ │ │ │ - eorseq r3, r0, r4, lsl r4 │ │ │ │ - @ instruction: 0x00192bf0 │ │ │ │ - andseq r8, r8, r0, lsl #17 │ │ │ │ - ldrsbteq r3, [r0], -r0 │ │ │ │ - eoreq sl, pc, r8, lsl #3 │ │ │ │ - andseq r8, r8, r4, lsl #9 │ │ │ │ - andseq r8, r8, r8, ror r6 │ │ │ │ - eoreq sl, pc, r0, lsr r1 @ │ │ │ │ - eorseq r3, r0, r8, lsl r3 │ │ │ │ - @ instruction: 0x001886f8 │ │ │ │ - andseq r8, r8, ip, lsr #9 │ │ │ │ - eorseq r3, r0, ip, ror #4 │ │ │ │ - eorseq r3, r0, r8, ror #3 │ │ │ │ - andseq r8, r8, r0, lsr #9 │ │ │ │ - andseq r8, r8, ip, ror #5 │ │ │ │ - @ instruction: 0x00185bd0 │ │ │ │ - andseq r8, r8, r4, lsr #8 │ │ │ │ - mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ - sub ip, sp, ip │ │ │ │ - str r0, [ip, #4072] @ 0xfe8 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 47a48 │ │ │ │ + eorseq r2, r2, ip, asr #11 │ │ │ │ + ldrhteq r6, [r1], -r0 │ │ │ │ + andeq r1, r0, ip, ror fp │ │ │ │ + eorseq r9, r1, ip, asr #6 │ │ │ │ + eorseq r2, r2, r8, lsr r5 │ │ │ │ + eorseq r9, r1, r0, lsl #6 │ │ │ │ + eorseq r2, r2, r8, lsl r5 │ │ │ │ + ldrdeq r1, [r0], -r4 │ │ │ │ + andeq r1, r0, r4, asr #13 │ │ │ │ + andseq r9, r9, ip, lsr r8 │ │ │ │ + andseq r9, r9, r8, lsr r8 │ │ │ │ + andseq r9, r9, r4, ror #16 │ │ │ │ + andseq r9, r9, r4, ror #16 │ │ │ │ + eorseq r2, r2, r4, lsr r4 │ │ │ │ + @ instruction: 0x001997b4 │ │ │ │ + andseq r9, r9, r0, lsr #15 │ │ │ │ + andseq r9, r9, r4, lsl #15 │ │ │ │ + ldrshteq r2, [r2], -r4 │ │ │ │ + eorseq r9, r1, ip, lsl #1 │ │ │ │ + andseq r9, r9, ip, lsr #14 │ │ │ │ + eorseq r2, r2, r4, lsl #5 │ │ │ │ + andseq r9, r9, r4, lsr r7 │ │ │ │ + eorseq r2, r2, r0, lsr #4 │ │ │ │ + ldrshteq r8, [r1], -r8 │ │ │ │ + andeq r1, r0, r8, lsl #25 │ │ │ │ + muleq r0, r4, fp │ │ │ │ + andeq r1, r0, r0, lsr r7 │ │ │ │ + eorseq r2, r2, r4, asr #2 │ │ │ │ + ldrshteq r8, [r1], -r0 │ │ │ │ + eorseq r8, r1, ip, asr #29 │ │ │ │ + eorseq r2, r2, r4, asr #1 │ │ │ │ + andseq r9, r9, ip, lsr #14 │ │ │ │ + andseq r9, r9, r8, asr #14 │ │ │ │ + andeq r1, r0, r4, lsl #19 │ │ │ │ + eorseq r1, r2, r8, ror #31 │ │ │ │ + andeq r1, r0, r8, lsr #22 │ │ │ │ + eorseq r1, r2, r8, asr #31 │ │ │ │ + eorseq r8, r1, r0, lsr #27 │ │ │ │ + eorseq r1, r2, r4, ror #30 │ │ │ │ + eorseq r1, r2, ip, lsl pc │ │ │ │ + andseq r3, sl, ip, asr #18 │ │ │ │ + @ instruction: 0x001995d0 │ │ │ │ + ldrsbteq r1, [r2], -r8 │ │ │ │ + mlaseq r1, ip, ip, r8 │ │ │ │ + andseq r9, r9, r4, ror #3 │ │ │ │ + andseq r9, r9, r4, asr #7 │ │ │ │ + eorseq r8, r1, r0, lsr ip │ │ │ │ + eorseq r1, r2, r8, lsl lr │ │ │ │ + andseq r9, r9, r4, asr #8 │ │ │ │ + andseq r9, r9, r0, ror #3 │ │ │ │ + eorseq r1, r2, ip, asr #26 │ │ │ │ + eorseq r1, r2, r4, ror #25 │ │ │ │ + @ instruction: 0x001991f0 │ │ │ │ + andseq r9, r9, r0, asr #32 │ │ │ │ + andseq r6, r9, r8, lsr #18 │ │ │ │ + andseq r9, r9, ip, ror r1 │ │ │ │ cmp r0, #2 │ │ │ │ - mov r4, r1 │ │ │ │ - beq 46a24 │ │ │ │ + beq 47ec0 │ │ │ │ cmp r0, #9 │ │ │ │ - beq 46930 │ │ │ │ + beq 47e08 │ │ │ │ mvn r0, #2 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ + bx lr │ │ │ │ ldr r3, [r1, #16] │ │ │ │ - ldr r2, [pc, #364] @ 46aa8 │ │ │ │ - bic r1, r3, #255 @ 0xff │ │ │ │ - cmp r1, r2 │ │ │ │ - bne 46a38 │ │ │ │ - ldr r0, [pc, #352] @ 46aac │ │ │ │ - ldr r1, [pc, #352] @ 46ab0 │ │ │ │ + mov r2, #20992 @ 0x5200 │ │ │ │ + movt r2, #16967 @ 0x4247 │ │ │ │ + bic r0, r3, #255 @ 0xff │ │ │ │ + cmp r0, r2 │ │ │ │ + bne 47ed8 │ │ │ │ + ldr ip, [pc, #348] @ 47f84 │ │ │ │ + and r3, r3, #127 @ 0x7f │ │ │ │ + ldr r0, [pc, #344] @ 47f88 │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r2, [ip, #184] @ 0xb8 │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [r0, #184] @ 0xb8 │ │ │ │ - add r1, pc, r1 │ │ │ │ add r2, r2, r2, lsl #3 │ │ │ │ - ldr r2, [r1, r2, lsl #2] │ │ │ │ - and r3, r3, #127 @ 0x7f │ │ │ │ + ldr r2, [r0, r2, lsl #2] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 46a38 │ │ │ │ - ldrb r3, [r4, #4] │ │ │ │ + bne 47ed8 │ │ │ │ + ldrb r3, [r1, #4] │ │ │ │ cmp r3, #1 │ │ │ │ - beq 46a98 │ │ │ │ + beq 47f74 │ │ │ │ cmp r3, #3 │ │ │ │ - beq 46a88 │ │ │ │ + beq 47f28 │ │ │ │ cmp r3, #4 │ │ │ │ - beq 46a38 │ │ │ │ - ldr r3, [pc, #292] @ 46ab4 │ │ │ │ - ldr r7, [r4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r5, [r3, #172] @ 0xac │ │ │ │ - ldrb r6, [r4, #12] │ │ │ │ - ldr r3, [r3, #176] @ 0xb0 │ │ │ │ - tst r7, #16 │ │ │ │ - add r5, r5, r3 │ │ │ │ - lsr r6, r6, #3 │ │ │ │ - bne 469dc │ │ │ │ - tst r7, #32 │ │ │ │ - beq 469cc │ │ │ │ - mov r1, r6 │ │ │ │ - mov r0, r5 │ │ │ │ - blx 1c679c │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 469dc │ │ │ │ - ldr r3, [r4, #20] │ │ │ │ - mul r3, r3, r6 │ │ │ │ - cmp r3, r5 │ │ │ │ - bne 46a38 │ │ │ │ - ldr r2, [pc, #212] @ 46ab8 │ │ │ │ - mov r1, r6 │ │ │ │ + beq 47ed8 │ │ │ │ + ldr r2, [pc, #288] @ 47f8c │ │ │ │ + push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ + ldr r0, [r1] │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [r2, #40] @ 0x28 │ │ │ │ - mov r0, r5 │ │ │ │ - add r3, r2, r3, lsl #3 │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - ldr r2, [r2, #44] @ 0x2c │ │ │ │ - str r5, [r4, #60] @ 0x3c │ │ │ │ + ldr r3, [r2, #172] @ 0xac │ │ │ │ + tst r0, #16 │ │ │ │ + ldr r2, [r2, #176] @ 0xb0 │ │ │ │ add r3, r3, r2 │ │ │ │ - str r3, [r4, #44] @ 0x2c │ │ │ │ - blx 1c6508 │ │ │ │ - orr r7, r7, #8192 @ 0x2000 │ │ │ │ - str r7, [r4] │ │ │ │ - mov r3, r0 │ │ │ │ - str r3, [r4, #20] │ │ │ │ - mov r0, #1 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ + ldrb r2, [r1, #12] │ │ │ │ + lsr r2, r2, #3 │ │ │ │ + bne 47f38 │ │ │ │ + tst r0, #32 │ │ │ │ + beq 47ea8 │ │ │ │ + sdiv ip, r3, r2 │ │ │ │ + mls lr, r2, ip, r3 │ │ │ │ + cmp lr, #0 │ │ │ │ + beq 47f3c │ │ │ │ + ldr ip, [r1, #20] │ │ │ │ + mul ip, ip, r2 │ │ │ │ + cmp ip, r3 │ │ │ │ + movne r0, #0 │ │ │ │ + beq 47f38 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r0, [r1] │ │ │ │ - ldr r3, [pc, #120] @ 46aa8 │ │ │ │ + mov r3, #20992 @ 0x5200 │ │ │ │ + movt r3, #16967 @ 0x4247 │ │ │ │ bic r2, r0, #255 @ 0xff │ │ │ │ cmp r2, r3 │ │ │ │ - beq 46a40 │ │ │ │ + beq 47ee0 │ │ │ │ mov r0, #0 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ + bx lr │ │ │ │ ands r0, r0, #255 @ 0xff │ │ │ │ - popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r3, [pc, #108] @ 46abc │ │ │ │ + bxeq lr │ │ │ │ mov r2, #1 │ │ │ │ + ldr r3, [pc, #156] @ 47f90 │ │ │ │ add r3, pc, r3 │ │ │ │ - b 46a64 │ │ │ │ + b 47f04 │ │ │ │ cmp r2, #5 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ - beq 46a38 │ │ │ │ + beq 47ed8 │ │ │ │ ldr r1, [r3, #36] @ 0x24 │ │ │ │ add r2, r2, #1 │ │ │ │ cmp r0, r1 │ │ │ │ - bne 46a58 │ │ │ │ + bne 47ef8 │ │ │ │ ldr r1, [r3, #40] @ 0x28 │ │ │ │ cmp r1, #0 │ │ │ │ - beq 46a58 │ │ │ │ + beq 47ef8 │ │ │ │ mov r0, #7 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r3, [r0, #52] @ 0x34 │ │ │ │ + bx lr │ │ │ │ + ldr r3, [ip, #52] @ 0x34 │ │ │ │ cmp r3, #1 │ │ │ │ - bgt 46988 │ │ │ │ - b 46a38 │ │ │ │ - ldr r3, [r0, #52] @ 0x34 │ │ │ │ + bgt 47e64 │ │ │ │ + b 47ed8 │ │ │ │ + sdiv ip, r3, r2 │ │ │ │ + ldr r2, [pc, #80] @ 47f94 │ │ │ │ + orr r0, r0, #8192 @ 0x2000 │ │ │ │ + str r3, [r1, #60] @ 0x3c │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r2, #40] @ 0x28 │ │ │ │ + add r3, r2, r3, lsl #3 │ │ │ │ + ldr r2, [r2, #44] @ 0x2c │ │ │ │ + ldr r3, [r3, #20] │ │ │ │ + str r0, [r1] │ │ │ │ + mov r0, #1 │ │ │ │ + str ip, [r1, #20] │ │ │ │ + add r3, r3, r2 │ │ │ │ + str r3, [r1, #44] @ 0x2c │ │ │ │ + b 47ebc │ │ │ │ + ldr r3, [ip, #52] @ 0x34 │ │ │ │ cmp r3, #1 │ │ │ │ - ble 46988 │ │ │ │ - b 46a38 │ │ │ │ - submi r5, r7, #0, 4 │ │ │ │ - mlaseq r0, r8, pc, r2 @ │ │ │ │ - eoreq r9, pc, r0, ror sp @ │ │ │ │ - eorseq r2, r0, r4, asr pc │ │ │ │ - eorseq r2, r0, r0, lsl #30 │ │ │ │ - eoreq r9, pc, r4, ror ip @ │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + ble 47e64 │ │ │ │ + b 47ed8 │ │ │ │ + ldrhteq r1, [r2], -r8 │ │ │ │ + mlaseq r1, r0, r8, r8 │ │ │ │ + eorseq r1, r2, r4, ror sl │ │ │ │ + ldrsbteq r8, [r1], -r4 │ │ │ │ + mlaseq r2, ip, r9, r1 │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ mov ip, r1 │ │ │ │ - ldr lr, [pc, #76] @ 46b1c │ │ │ │ mov r5, r0 │ │ │ │ + str r6, [sp, #8] │ │ │ │ + mov r1, r3 │ │ │ │ + mov r0, r2 │ │ │ │ + str lr, [sp, #12] │ │ │ │ + ldr lr, [pc, #72] @ 48004 │ │ │ │ + ldrd r2, [sp, #16] │ │ │ │ add lr, pc, lr │ │ │ │ ldr r4, [lr] │ │ │ │ ldr r6, [lr, #12] │ │ │ │ mul ip, ip, r4 │ │ │ │ - mov r1, r3 │ │ │ │ mla ip, r6, r5, ip │ │ │ │ ldr r5, [lr, #8] │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ add ip, r5, ip │ │ │ │ str ip, [sp, #20] │ │ │ │ ldr lr, [lr, #4] │ │ │ │ ldr ip, [sp, #24] │ │ │ │ - mov r0, r2 │ │ │ │ - str r4, [sp, #24] │ │ │ │ - ldr r2, [sp, #16] │ │ │ │ str ip, [sp, #16] │ │ │ │ mov ip, lr │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ + str r4, [sp, #24] │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #16 │ │ │ │ bx ip │ │ │ │ - ldrshteq r2, [r0], -r4 │ │ │ │ + eorseq r1, r2, r8, lsl #20 │ │ │ │ bx lr │ │ │ │ - ldr r3, [pc, #116] @ 46ba0 │ │ │ │ - ldr r2, [pc, #116] @ 46ba4 │ │ │ │ + ldr r3, [pc, #144] @ 480a4 │ │ │ │ + ldr r2, [pc, #144] @ 480a8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r4, [pc, #80] @ 46ba8 │ │ │ │ + ldr r4, [pc, #96] @ 480ac │ │ │ │ movw r1, #17926 @ 0x4606 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r5, [r4, #16] │ │ │ │ + add r2, r4, #24 │ │ │ │ ldr r7, [r4, #20] │ │ │ │ + ldr r0, [r4, #184] @ 0xb8 │ │ │ │ clz r6, r5 │ │ │ │ - mul r3, r7, r5 │ │ │ │ lsr r6, r6, #5 │ │ │ │ + mul r3, r7, r5 │ │ │ │ sub r5, r6, r5 │ │ │ │ - add r2, r4, #24 │ │ │ │ - mul r5, r7, r5 │ │ │ │ - ldr r0, [r4, #184] @ 0xb8 │ │ │ │ str r3, [r4, #44] @ 0x2c │ │ │ │ - bl 21e78 <__ioctl_time64@plt> │ │ │ │ - ldr r3, [r4, #8] │ │ │ │ + mul r5, r7, r5 │ │ │ │ + bl 21de0 <__ioctl_time64@plt> │ │ │ │ ldr r2, [r4] │ │ │ │ + ldr r3, [r4, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ str r6, [r4, #16] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ mla r3, r2, r5, r3 │ │ │ │ str r3, [r4, #8] │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - mlaeq pc, r4, r7, r7 @ │ │ │ │ - andeq r1, r0, ip, lsr fp │ │ │ │ - eorseq r2, r0, ip, ror #28 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldrhteq r6, [r1], -ip │ │ │ │ + andeq r1, r0, r8, lsr #22 │ │ │ │ + eorseq r1, r2, r8, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ + ldr r2, [pc, #244] @ 481c4 │ │ │ │ adds r4, r0, #15 │ │ │ │ + add r5, r1, #15 │ │ │ │ addmi r4, r0, #30 │ │ │ │ - ldr ip, [pc, #232] @ 46cb4 │ │ │ │ cmp r1, #0 │ │ │ │ - mov r3, r0 │ │ │ │ - add r5, r1, #15 │ │ │ │ - ldr r0, [pc, #220] @ 46cb8 │ │ │ │ + ldr r3, [pc, #228] @ 481c8 │ │ │ │ movge r5, r1 │ │ │ │ asr r4, r4, #4 │ │ │ │ + asr r5, r5, #4 │ │ │ │ sub sp, sp, #128 @ 0x80 │ │ │ │ - add ip, pc, ip │ │ │ │ + ldr r6, [pc, #212] @ 481cc │ │ │ │ add r4, r4, #1 │ │ │ │ - asr r5, r5, #4 │ │ │ │ - str r1, [sp] │ │ │ │ - strd r4, [sp, #4] │ │ │ │ - ldr r2, [pc, #188] @ 46cbc │ │ │ │ - ldr r0, [ip, r0] │ │ │ │ - ldr r6, [pc, #184] @ 46cc0 │ │ │ │ - ldr r0, [r0] │ │ │ │ - str r0, [sp, #124] @ 0x7c │ │ │ │ - mov r0, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r1, #7 │ │ │ │ - mov r0, #3 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [pc, #200] @ 481d0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl ab6e0 │ │ │ │ + ldr r3, [r3] │ │ │ │ + str r3, [sp, #124] @ 0x7c │ │ │ │ + mov r3, #0 │ │ │ │ + mov r3, r0 │ │ │ │ + stm sp, {r1, r4, r5} │ │ │ │ + mov r0, #3 │ │ │ │ + mov r1, #7 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ - blt 46c84 │ │ │ │ - ldr r1, [pc, #140] @ 46cc4 │ │ │ │ + blt 48188 │ │ │ │ + ldr r2, [pc, #148] @ 481d4 │ │ │ │ mov r3, #0 │ │ │ │ - add r1, pc, r1 │ │ │ │ + str r5, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ - strd r4, [sp, #4] │ │ │ │ mov r3, #100 @ 0x64 │ │ │ │ + mov r1, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm sp, {r2, r4, r5} │ │ │ │ add r4, sp, #24 │ │ │ │ mov r2, #1 │ │ │ │ - str r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - mov r1, r3 │ │ │ │ - str r5, [sp, #12] │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ mov r0, r4 │ │ │ │ - bl 240d4 │ │ │ │ - mov r1, r4 │ │ │ │ + bl 2400c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r6] │ │ │ │ - bl 23888 │ │ │ │ + mov r1, r4 │ │ │ │ + bl 237c0 │ │ │ │ ldr r0, [r6] │ │ │ │ - bl 233c0 │ │ │ │ - ldr r2, [pc, #60] @ 46cc8 │ │ │ │ - ldr r3, [pc, #40] @ 46cb8 │ │ │ │ + bl 23304 │ │ │ │ + ldr r2, [pc, #72] @ 481d8 │ │ │ │ + ldr r3, [pc, #52] @ 481c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 46cb0 │ │ │ │ + bne 481c0 │ │ │ │ add sp, sp, #128 @ 0x80 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - ldrdeq r7, [pc], -ip @ │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - @ instruction: 0x001881dc │ │ │ │ - eoreq r9, pc, ip, asr fp @ │ │ │ │ - @ instruction: 0x001881d4 │ │ │ │ - eoreq r7, pc, r4, lsr r6 @ │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + ldrsbteq r6, [r1], -r8 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq r8, r1, r4, ror r6 │ │ │ │ + andseq r8, r9, r8, lsl pc │ │ │ │ + andseq r8, r9, ip, lsl #30 │ │ │ │ + eorseq r6, r1, r0, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r5, [pc, #432] @ 46e94 │ │ │ │ + ldr r5, [pc, #444] @ 483b8 │ │ │ │ add r5, pc, r5 │ │ │ │ - ldr r3, [r5, #188] @ 0xbc │ │ │ │ ldr r4, [r5, #184] @ 0xb8 │ │ │ │ + ldr r3, [r5, #188] @ 0xbc │ │ │ │ cmp r3, #0 │ │ │ │ - bne 46e48 │ │ │ │ - ldr r5, [pc, #412] @ 46e98 │ │ │ │ + bne 4836c │ │ │ │ + ldr r5, [pc, #424] @ 483bc │ │ │ │ mov r1, #17920 @ 0x4600 │ │ │ │ + mov r0, r4 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, r5, #24 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 21e78 <__ioctl_time64@plt> │ │ │ │ + bl 21de0 <__ioctl_time64@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - bne 46e1c │ │ │ │ - ldr r2, [pc, #384] @ 46e9c │ │ │ │ + bne 48340 │ │ │ │ + ldr r2, [pc, #396] @ 483c0 │ │ │ │ movw r1, #17921 @ 0x4601 │ │ │ │ + mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [r2, #40] @ 0x28 │ │ │ │ - ldr r3, [r2, #44] @ 0x2c │ │ │ │ - str ip, [r2, #208] @ 0xd0 │ │ │ │ - str r3, [r2, #212] @ 0xd4 │ │ │ │ - mov r0, r4 │ │ │ │ add r2, r2, #192 @ 0xc0 │ │ │ │ - bl 21e78 <__ioctl_time64@plt> │ │ │ │ + ldr r3, [r2, #-148] @ 0xffffff6c │ │ │ │ + str ip, [r2, #16] │ │ │ │ + str r3, [r2, #20] │ │ │ │ + bl 21de0 <__ioctl_time64@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - bne 46df4 │ │ │ │ - ldr r3, [pc, #340] @ 46ea0 │ │ │ │ + bne 48318 │ │ │ │ + ldr r3, [pc, #352] @ 483c4 │ │ │ │ ldr r0, [pc, r3] │ │ │ │ cmp r0, #0 │ │ │ │ - bge 46db8 │ │ │ │ - ldr r4, [pc, #328] @ 46ea4 │ │ │ │ - ldr r6, [pc, #328] @ 46ea8 │ │ │ │ + bge 482dc │ │ │ │ + ldr r4, [pc, #340] @ 483c8 │ │ │ │ + mov r0, #0 │ │ │ │ + mvn r5, #0 │ │ │ │ + ldr r6, [pc, #332] @ 483cc │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [r4, #196] @ 0xc4 │ │ │ │ - mov r0, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 46bac │ │ │ │ + bl 480b0 │ │ │ │ ldr r0, [r6] │ │ │ │ - bl 21cec │ │ │ │ - mvn r5, #0 │ │ │ │ + bl 21c54 │ │ │ │ ldr r0, [r4, #184] @ 0xb8 │ │ │ │ str r5, [r6] │ │ │ │ - bl 21cec │ │ │ │ + bl 21c54 │ │ │ │ ldr r0, [r4, #352] @ 0x160 │ │ │ │ str r5, [r4, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 46da0 │ │ │ │ + beq 482b8 │ │ │ │ ldr r1, [r4, #356] @ 0x164 │ │ │ │ - bl 22100 │ │ │ │ - ldr r3, [pc, #260] @ 46eac │ │ │ │ + bl 2205c │ │ │ │ + ldr r3, [pc, #272] @ 483d0 │ │ │ │ mov r2, #0 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #352] @ 0x160 │ │ │ │ str r2, [r3, #360] @ 0x168 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov r2, #0 │ │ │ │ movw r1, #19258 @ 0x4b3a │ │ │ │ - bl 21e78 <__ioctl_time64@plt> │ │ │ │ + bl 21de0 <__ioctl_time64@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - bge 46d54 │ │ │ │ - bl 23b70 <__errno_location@plt> │ │ │ │ + bge 4826c │ │ │ │ + bl 23aa8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ - bl 23a8c │ │ │ │ - ldr r2, [pc, #208] @ 46eb0 │ │ │ │ - mov r1, #2 │ │ │ │ - add r2, pc, r2 │ │ │ │ + bl 239c4 │ │ │ │ + ldr r2, [pc, #208] @ 483d4 │ │ │ │ mov r3, r0 │ │ │ │ - mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 46d54 │ │ │ │ - bl 23b70 <__errno_location@plt> │ │ │ │ - ldr r0, [r0] │ │ │ │ - bl 23a8c │ │ │ │ - ldr r2, [pc, #172] @ 46eb4 │ │ │ │ mov r1, #2 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r0 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 46d44 │ │ │ │ - bl 23b70 <__errno_location@plt> │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 4826c │ │ │ │ + bl 23aa8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ - bl 23a8c │ │ │ │ - ldr r2, [pc, #136] @ 46eb8 │ │ │ │ + bl 239c4 │ │ │ │ + ldr r2, [pc, #172] @ 483d8 │ │ │ │ + mov r3, r0 │ │ │ │ mov r1, #2 │ │ │ │ + mov r0, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 4825c │ │ │ │ + bl 23aa8 <__errno_location@plt> │ │ │ │ + ldr r0, [r0] │ │ │ │ + bl 239c4 │ │ │ │ + ldr r2, [pc, #136] @ 483dc │ │ │ │ mov r3, r0 │ │ │ │ + mov r1, #2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ ldr r4, [r5, #184] @ 0xb8 │ │ │ │ - b 46d14 │ │ │ │ - ldr r2, [pc, #108] @ 46ebc │ │ │ │ + b 4822c │ │ │ │ + ldr r2, [pc, #108] @ 483e0 │ │ │ │ movw r1, #17925 @ 0x4605 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 21e78 <__ioctl_time64@plt> │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl 21de0 <__ioctl_time64@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - bne 46e78 │ │ │ │ - ldr r3, [pc, #84] @ 46ec0 │ │ │ │ + bne 4839c │ │ │ │ + ldr r3, [pc, #84] @ 483e4 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #188] @ 0xbc │ │ │ │ - b 46cf4 │ │ │ │ - ldr r2, [pc, #68] @ 46ec4 │ │ │ │ + b 4820c │ │ │ │ + ldr r2, [pc, #68] @ 483e8 │ │ │ │ mov r1, #2 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ ldr r4, [r5, #184] @ 0xb8 │ │ │ │ - b 46e64 │ │ │ │ - eorseq r2, r0, r4, ror #25 │ │ │ │ - eorseq r2, r0, r8, asr #25 │ │ │ │ - eorseq r2, r0, r8, lsr #25 │ │ │ │ - eoreq r9, pc, r0, lsr sl @ │ │ │ │ - eorseq r2, r0, r8, ror #24 │ │ │ │ - eoreq r9, pc, r0, lsl sl @ │ │ │ │ - eorseq r2, r0, ip, lsl ip │ │ │ │ - andseq r8, r8, ip, lsr #1 │ │ │ │ - andseq r8, r8, r8, asr r0 │ │ │ │ - andseq r8, r8, r0, lsl r0 │ │ │ │ - eoreq r9, pc, r4, lsr r9 @ │ │ │ │ - eorseq r2, r0, r8, asr fp │ │ │ │ - andseq r7, r8, r0, lsr #31 │ │ │ │ - ldr r3, [pc, #20] @ 46ee4 │ │ │ │ - ldr r2, [pc, #20] @ 46ee8 │ │ │ │ + b 48388 │ │ │ │ + eorseq r1, r2, ip, asr #15 │ │ │ │ + eorseq r1, r2, ip, lsr #15 │ │ │ │ + eorseq r1, r2, ip, lsl #15 │ │ │ │ + eorseq r8, r1, r8, lsl r5 │ │ │ │ + eorseq r1, r2, r8, asr #14 │ │ │ │ + ldrshteq r8, [r1], -r4 │ │ │ │ + ldrshteq r1, [r2], -r8 │ │ │ │ + @ instruction: 0x00198dd0 │ │ │ │ + andseq r8, r9, ip, ror sp │ │ │ │ + andseq r8, r9, r4, lsr sp │ │ │ │ + eorseq r8, r1, ip, lsl #8 │ │ │ │ + eorseq r1, r2, r4, lsr r6 │ │ │ │ + andseq r8, r9, r8, asr #25 │ │ │ │ + ldr r3, [pc, #20] @ 48408 │ │ │ │ + ldr r2, [pc, #20] @ 4840c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r3, #364] @ 0x16c │ │ │ │ - ldr r0, [r3, #368] @ 0x170 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 1673ac │ │ │ │ - ldrshteq r2, [r0], -r4 │ │ │ │ - @ instruction: 0xfffffbdc │ │ │ │ + ldr r0, [r3, #368] @ 0x170 │ │ │ │ + b 175890 │ │ │ │ + ldrsbteq r1, [r2], -r0 │ │ │ │ + @ instruction: 0xfffffb94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ - ldr r6, [pc, #492] @ 470f0 │ │ │ │ + ldr r5, [pc, #516] @ 4863c │ │ │ │ + sub sp, sp, #4 │ │ │ │ mov r7, r0 │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r3, [r6, #4] │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 4707c │ │ │ │ - ldr r3, [pc, #472] @ 470f4 │ │ │ │ + bne 485cc │ │ │ │ + ldr r3, [pc, #492] @ 48640 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r5, [r3, #372] @ 0x174 │ │ │ │ - bl 22934 <__ctype_b_loc@plt> │ │ │ │ - ldr r6, [pc, #460] @ 470f8 │ │ │ │ + bl 22890 <__ctype_b_loc@plt> │ │ │ │ + ldr r6, [pc, #480] @ 48644 │ │ │ │ mov r3, #0 │ │ │ │ + mov r9, r0 │ │ │ │ + mov fp, #32 │ │ │ │ + mov r0, r3 │ │ │ │ + mov sl, r3 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r8, [r6, #380] @ 0x17c │ │ │ │ - mov fp, #32 │ │ │ │ add r6, r6, #388 @ 0x184 │ │ │ │ - mov sl, r3 │ │ │ │ - mov r9, r0 │ │ │ │ - mov r0, r3 │ │ │ │ - ldr r1, [r9] │ │ │ │ add r2, r8, r5 │ │ │ │ - b 46f5c │ │ │ │ + ldr r1, [r9] │ │ │ │ + b 48494 │ │ │ │ add r5, r5, #1 │ │ │ │ mov r3, #1 │ │ │ │ - mov r4, r2 │ │ │ │ + mov lr, r2 │ │ │ │ ldrb ip, [r2], #1 │ │ │ │ - lsl lr, ip, #1 │ │ │ │ - ldrh lr, [r1, lr] │ │ │ │ - tst lr, #8192 @ 0x2000 │ │ │ │ - bne 46f54 │ │ │ │ + lsl r4, ip, #1 │ │ │ │ + ldrh r4, [r1, r4] │ │ │ │ + tst r4, #8192 @ 0x2000 │ │ │ │ + bne 4848c │ │ │ │ cmp ip, #35 @ 0x23 │ │ │ │ cmpne ip, #0 │ │ │ │ - beq 470bc │ │ │ │ + beq 4860c │ │ │ │ cmp ip, #39 @ 0x27 │ │ │ │ cmpne ip, #34 @ 0x22 │ │ │ │ - bne 46ff0 │ │ │ │ - add r1, r5, #1 │ │ │ │ - add r4, r4, #1 │ │ │ │ - add r2, r8, r1 │ │ │ │ - str r4, [r6] │ │ │ │ - b 46fac │ │ │ │ + bne 48528 │ │ │ │ + add lr, lr, #1 │ │ │ │ + add r2, r5, #1 │ │ │ │ + add r1, r8, r2 │ │ │ │ + str lr, [r6] │ │ │ │ + b 484e0 │ │ │ │ cmp lr, #0 │ │ │ │ - add r1, r1, #1 │ │ │ │ - beq 47068 │ │ │ │ - mov r4, r2 │ │ │ │ - ldrb lr, [r2], #1 │ │ │ │ - mov r3, r1 │ │ │ │ + beq 485a0 │ │ │ │ + mov r4, r1 │ │ │ │ + ldrb lr, [r1], #1 │ │ │ │ + mov r3, r2 │ │ │ │ + add r2, r2, #1 │ │ │ │ cmp ip, lr │ │ │ │ - bne 46fa0 │ │ │ │ + bne 484d8 │ │ │ │ strb fp, [r4] │ │ │ │ add r0, r0, #1 │ │ │ │ - cmp r7, r0 │ │ │ │ add r5, r3, #1 │ │ │ │ + strb sl, [r4] │ │ │ │ + cmp r7, r0 │ │ │ │ add r6, r6, #4 │ │ │ │ mov r3, #1 │ │ │ │ - strb sl, [r4] │ │ │ │ - bne 46f48 │ │ │ │ - ldr r3, [pc, #276] @ 470fc │ │ │ │ + bne 48480 │ │ │ │ + ldr r3, [pc, #296] @ 48648 │ │ │ │ add r3, pc, r3 │ │ │ │ str r5, [r3, #372] @ 0x174 │ │ │ │ - pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + b 485b0 │ │ │ │ add r3, r5, #1 │ │ │ │ + str lr, [r6] │ │ │ │ add lr, r8, r3 │ │ │ │ - str r4, [r6] │ │ │ │ mov r4, lr │ │ │ │ ldrb ip, [lr], #1 │ │ │ │ mov r5, r3 │ │ │ │ + add r3, r3, #1 │ │ │ │ add r2, r1, ip, lsl #1 │ │ │ │ ldrb r2, [r2, #1] │ │ │ │ - add r3, r3, #1 │ │ │ │ ubfx r2, r2, #5, #1 │ │ │ │ eor r2, r2, #1 │ │ │ │ cmp ip, #0 │ │ │ │ moveq r2, #0 │ │ │ │ andne r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 46ffc │ │ │ │ + bne 48534 │ │ │ │ cmp ip, #0 │ │ │ │ mov r3, r5 │ │ │ │ - bne 46fc4 │ │ │ │ - ldr r2, [pc, #188] @ 47100 │ │ │ │ - ldr r3, [pc, #188] @ 47104 │ │ │ │ - add r2, pc, r2 │ │ │ │ + bne 484fc │ │ │ │ + ldr r2, [pc, #208] @ 4864c │ │ │ │ sub r7, r7, #1 │ │ │ │ - str r5, [r2, #372] @ 0x174 │ │ │ │ - add r3, pc, r3 │ │ │ │ cmp r7, r0 │ │ │ │ + ldr r3, [pc, #200] @ 48650 │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r5, [r2, #372] @ 0x174 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [r3, #4] │ │ │ │ - popeq {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - b 47074 │ │ │ │ - ldr r2, [pc, #152] @ 47108 │ │ │ │ + beq 485b0 │ │ │ │ + b 485ac │ │ │ │ + ldr r2, [pc, #172] @ 48654 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r2, #372] @ 0x174 │ │ │ │ mvn r0, #1 │ │ │ │ - pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r4, [pc, #136] @ 4710c │ │ │ │ + add sp, sp, #4 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r4, [pc, #132] @ 48658 │ │ │ │ mov r1, #1000 @ 0x3e8 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r2, [r4, #376] @ 0x178 │ │ │ │ ldr r0, [r4, #380] @ 0x17c │ │ │ │ - bl 2456c │ │ │ │ + bl 244a4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 470e8 │ │ │ │ - ldr r2, [r4, #384] @ 0x180 │ │ │ │ - mov r3, #0 │ │ │ │ - add r2, r2, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - str r3, [r4, #372] @ 0x174 │ │ │ │ - str r2, [r4, #384] @ 0x180 │ │ │ │ - str r3, [r6, #4] │ │ │ │ - b 46f20 │ │ │ │ + beq 48634 │ │ │ │ + ldr r3, [r4, #384] @ 0x180 │ │ │ │ + mov r2, #0 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + mov r5, r2 │ │ │ │ + str r2, [r4, #372] @ 0x174 │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r4, #384] @ 0x180 │ │ │ │ + b 48458 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 470d0 │ │ │ │ - ldr r3, [pc, #68] @ 47110 │ │ │ │ + beq 48620 │ │ │ │ + ldr r3, [pc, #64] @ 4865c │ │ │ │ add r3, pc, r3 │ │ │ │ str r5, [r3, #372] @ 0x174 │ │ │ │ - ldr r3, [pc, #60] @ 47114 │ │ │ │ + ldr r3, [pc, #56] @ 48660 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ - mvn r0, #1 │ │ │ │ str r2, [r3, #4] │ │ │ │ - pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + b 485ac │ │ │ │ mvn r0, #0 │ │ │ │ - pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - eoreq r9, pc, r4, ror r8 @ │ │ │ │ - eorseq r2, r0, ip, lsr #21 │ │ │ │ - mlaseq r0, r8, sl, r2 │ │ │ │ - eorseq r2, r0, r0, ror #19 │ │ │ │ - eorseq r2, r0, r0, lsl #19 │ │ │ │ - eoreq r9, pc, r8, lsr #14 │ │ │ │ - eorseq r2, r0, r8, asr r9 │ │ │ │ - eorseq r2, r0, r0, asr #18 │ │ │ │ - ldrshteq r2, [r0], -ip │ │ │ │ - eoreq r9, pc, r0, lsr #13 │ │ │ │ + b 485b0 │ │ │ │ + eorseq r8, r1, ip, lsr r3 │ │ │ │ + eorseq r1, r2, r4, ror r5 │ │ │ │ + eorseq r1, r2, r0, asr r5 │ │ │ │ + eorseq r1, r2, r8, lsr #9 │ │ │ │ + eorseq r1, r2, r0, asr #8 │ │ │ │ + ldrshteq r8, [r1], -r0 │ │ │ │ + eorseq r1, r2, r0, lsr #8 │ │ │ │ + ldrshteq r1, [r2], -r0 │ │ │ │ + eorseq r1, r2, ip, lsr #7 │ │ │ │ + eorseq r8, r1, r0, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r4, [pc, #780] @ 4743c │ │ │ │ - ldr r7, [pc, #780] @ 47440 │ │ │ │ + ldr r4, [pc, #792] @ 489a0 │ │ │ │ + sub sp, sp, #8 │ │ │ │ + ldr r7, [pc, #788] @ 489a4 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r5, [r4, #360] @ 0x168 │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r5, #0 │ │ │ │ - ldrne r5, [r4, #452] @ 0x1c4 │ │ │ │ - sub sp, sp, #8 │ │ │ │ - bne 47290 │ │ │ │ - ldr r3, [pc, #752] @ 47444 │ │ │ │ + bne 48800 │ │ │ │ + ldr r3, [pc, #768] @ 489a8 │ │ │ │ mvn r2, #0 │ │ │ │ + str r2, [r4, #184] @ 0xb8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3] │ │ │ │ ldr r3, [r4, #456] @ 0x1c8 │ │ │ │ - str r2, [r4, #184] @ 0xb8 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 4739c │ │ │ │ - ldr r2, [pc, #724] @ 47448 │ │ │ │ - ldr r6, [pc, #724] @ 4744c │ │ │ │ - add r2, pc, r2 │ │ │ │ + beq 48900 │ │ │ │ + ldr r2, [pc, #740] @ 489ac │ │ │ │ mov r1, #6 │ │ │ │ mov r0, #3 │ │ │ │ + ldr r6, [pc, #732] @ 489b0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ add r6, pc, r6 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r0, [r6, #456] @ 0x1c8 │ │ │ │ mov r1, #2 │ │ │ │ - bl 226a0 │ │ │ │ + ldr r0, [r6, #456] @ 0x1c8 │ │ │ │ + bl 225fc │ │ │ │ cmn r0, #1 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [r6, #184] @ 0xb8 │ │ │ │ - beq 47368 │ │ │ │ + beq 488d0 │ │ │ │ add r8, r6, #24 │ │ │ │ - mov r2, r8 │ │ │ │ mov r1, #17920 @ 0x4600 │ │ │ │ - bl 21e78 <__ioctl_time64@plt> │ │ │ │ + mov r2, r8 │ │ │ │ + bl 21de0 <__ioctl_time64@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - bne 4729c │ │ │ │ + bne 48808 │ │ │ │ movw r1, #20261 @ 0x4f25 │ │ │ │ mov r0, r4 │ │ │ │ - bl 21e78 <__ioctl_time64@plt> │ │ │ │ - mov r2, #160 @ 0xa0 │ │ │ │ - mov r1, r8 │ │ │ │ + bl 21de0 <__ioctl_time64@plt> │ │ │ │ clz r0, r0 │ │ │ │ + mov r1, r8 │ │ │ │ lsr r0, r0, #5 │ │ │ │ + mov r2, #160 @ 0xa0 │ │ │ │ str r0, [r6, #460] @ 0x1cc │ │ │ │ add r0, r6, #192 @ 0xc0 │ │ │ │ - bl 22d0c │ │ │ │ - ldr r0, [pc, #612] @ 47450 │ │ │ │ + bl 22c68 │ │ │ │ + ldr r0, [pc, #628] @ 489b4 │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 226a0 │ │ │ │ - ldr r3, [pc, #600] @ 47454 │ │ │ │ - add r3, pc, r3 │ │ │ │ + bl 225fc │ │ │ │ + ldr r3, [pc, #616] @ 489b8 │ │ │ │ cmp r0, #0 │ │ │ │ + add r3, pc, r3 │ │ │ │ str r0, [r3] │ │ │ │ - blt 473d0 │ │ │ │ - ldr r3, [pc, #584] @ 47458 │ │ │ │ + blt 48934 │ │ │ │ + ldr r3, [pc, #600] @ 489bc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #48] @ 0x30 │ │ │ │ ldr r1, [r3, #56] @ 0x38 │ │ │ │ cmp r2, #16 │ │ │ │ + str r2, [r3, #468] @ 0x1d4 │ │ │ │ clz r1, r1 │ │ │ │ lsr r1, r1, #5 │ │ │ │ str r1, [r3, #464] @ 0x1d0 │ │ │ │ - str r2, [r3, #468] @ 0x1d4 │ │ │ │ - bne 47248 │ │ │ │ - ldr r1, [r3, #72] @ 0x48 │ │ │ │ + bne 4879c │ │ │ │ ldr r2, [r3, #60] @ 0x3c │ │ │ │ + ldr r1, [r3, #72] @ 0x48 │ │ │ │ add r2, r2, r1 │ │ │ │ ldr r1, [r3, #84] @ 0x54 │ │ │ │ add r2, r2, r1 │ │ │ │ str r2, [r3, #468] @ 0x1d4 │ │ │ │ - ldr r3, [pc, #524] @ 4745c │ │ │ │ + ldr r3, [pc, #540] @ 489c0 │ │ │ │ cmp r2, #8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ - beq 47328 │ │ │ │ + beq 4888c │ │ │ │ cmp r3, #0 │ │ │ │ - bne 47330 │ │ │ │ - ldr r4, [pc, #500] @ 47460 │ │ │ │ + bne 48894 │ │ │ │ + ldr r4, [pc, #516] @ 489c4 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, #472] @ 0x1d8 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 473f8 │ │ │ │ - ldr r3, [pc, #484] @ 47464 │ │ │ │ + beq 4895c │ │ │ │ + ldr r3, [pc, #500] @ 489c8 │ │ │ │ mov r2, #1 │ │ │ │ - add r3, pc, r3 │ │ │ │ mov r5, r2 │ │ │ │ + add r3, pc, r3 │ │ │ │ str r2, [r3, #360] @ 0x168 │ │ │ │ str r2, [r3, #452] @ 0x1c4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - bl 23b70 <__errno_location@plt> │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r5, [r4, #452] @ 0x1c4 │ │ │ │ + b 487e4 │ │ │ │ + bl 23aa8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ - bl 23a8c │ │ │ │ - ldr r2, [pc, #440] @ 47468 │ │ │ │ - mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ + bl 239c4 │ │ │ │ + ldr r2, [pc, #432] @ 489cc │ │ │ │ mov r3, r0 │ │ │ │ + mov r1, #1 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r3, [pc, #420] @ 4746c │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r3, [pc, #412] @ 489d0 │ │ │ │ ldr r0, [pc, r3] │ │ │ │ cmn r0, #1 │ │ │ │ - beq 472d4 │ │ │ │ - bl 21cec │ │ │ │ - ldr r2, [pc, #404] @ 47470 │ │ │ │ - ldr r3, [pc, #404] @ 47474 │ │ │ │ + beq 48840 │ │ │ │ + bl 21c54 │ │ │ │ + ldr r2, [pc, #396] @ 489d4 │ │ │ │ + mvn r1, #0 │ │ │ │ + ldr r3, [pc, #392] @ 489d8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r2, #184] @ 0xb8 │ │ │ │ - mvn r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ - cmp r0, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 472fc │ │ │ │ - bl 21cec │ │ │ │ - ldr r3, [pc, #372] @ 47478 │ │ │ │ + str r1, [r3] │ │ │ │ + cmp r0, r1 │ │ │ │ + beq 48868 │ │ │ │ + bl 21c54 │ │ │ │ + ldr r3, [pc, #364] @ 489dc │ │ │ │ mvn r0, #0 │ │ │ │ - add r3, pc, r3 │ │ │ │ mov r1, #1 │ │ │ │ mov r2, #0 │ │ │ │ + add r3, pc, r3 │ │ │ │ str r0, [r3, #184] @ 0xb8 │ │ │ │ - mov r0, r5 │ │ │ │ str r1, [r3, #360] @ 0x168 │ │ │ │ str r2, [r3, #452] @ 0x1c4 │ │ │ │ - add sp, sp, #8 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ + b 487e4 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 4740c │ │ │ │ + beq 48970 │ │ │ │ cmp r3, #12 │ │ │ │ cmpne r3, #15 │ │ │ │ - beq 47358 │ │ │ │ + beq 488c0 │ │ │ │ sub r1, r3, #16 │ │ │ │ cmp r1, #16 │ │ │ │ - bhi 47424 │ │ │ │ - ldr r2, [pc, #300] @ 4747c │ │ │ │ + bhi 48988 │ │ │ │ + movw r2, #257 @ 0x101 │ │ │ │ + movt r2, #1 │ │ │ │ lsr r2, r2, r1 │ │ │ │ tst r2, #1 │ │ │ │ - beq 47424 │ │ │ │ - ldr r2, [pc, #288] @ 47480 │ │ │ │ + beq 48988 │ │ │ │ + ldr r2, [pc, #280] @ 489e0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r2, #468] @ 0x1d4 │ │ │ │ - b 47264 │ │ │ │ - bl 23b70 <__errno_location@plt> │ │ │ │ - ldr r4, [r6, #456] @ 0x1c8 │ │ │ │ + b 487b8 │ │ │ │ + bl 23aa8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ - bl 23a8c │ │ │ │ - ldr r2, [pc, #260] @ 47484 │ │ │ │ + ldr r4, [r6, #456] @ 0x1c8 │ │ │ │ + bl 239c4 │ │ │ │ + ldr r2, [pc, #252] @ 489e4 │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r4 │ │ │ │ - mov ip, r0 │ │ │ │ - str ip, [sp] │ │ │ │ + str r0, [sp] │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 472c0 │ │ │ │ - ldr r0, [pc, #228] @ 47488 │ │ │ │ + mov r3, r4 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 4882c │ │ │ │ + ldr r0, [pc, #224] @ 489e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 2525c │ │ │ │ + bl 25188 │ │ │ │ cmp r0, #0 │ │ │ │ mov r3, r0 │ │ │ │ str r0, [r4, #456] @ 0x1c8 │ │ │ │ - bne 4716c │ │ │ │ - ldr r0, [pc, #204] @ 4748c │ │ │ │ + bne 486c0 │ │ │ │ + ldr r0, [pc, #200] @ 489ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 21f74 │ │ │ │ + bl 21edc │ │ │ │ mov r3, r0 │ │ │ │ str r0, [r4, #456] @ 0x1c8 │ │ │ │ - b 4716c │ │ │ │ - bl 23b70 <__errno_location@plt> │ │ │ │ + b 486c0 │ │ │ │ + bl 23aa8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ - bl 23a8c │ │ │ │ - ldr r2, [pc, #172] @ 47490 │ │ │ │ - mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ + bl 239c4 │ │ │ │ + ldr r2, [pc, #168] @ 489f0 │ │ │ │ mov r3, r0 │ │ │ │ + mov r1, #1 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 47208 │ │ │ │ - ldr r0, [pc, #148] @ 47494 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 4875c │ │ │ │ + ldr r0, [pc, #144] @ 489f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 21f74 │ │ │ │ + bl 21edc │ │ │ │ str r0, [r4, #472] @ 0x1d8 │ │ │ │ - b 47278 │ │ │ │ - ldr r2, [pc, #132] @ 47498 │ │ │ │ + b 487cc │ │ │ │ + ldr r2, [pc, #128] @ 489f8 │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 472c0 │ │ │ │ - ldr r2, [pc, #112] @ 4749c │ │ │ │ - mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 4882c │ │ │ │ + ldr r2, [pc, #108] @ 489fc │ │ │ │ + mov r1, #1 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 472c0 │ │ │ │ - mlaseq r0, r4, r8, r2 │ │ │ │ - eoreq r7, pc, r8, lsl #3 │ │ │ │ - eoreq r9, pc, r4, lsr #12 │ │ │ │ - andseq r7, r8, r0, asr sp │ │ │ │ - eorseq r2, r0, r4, asr #16 │ │ │ │ - andseq r6, r8, ip, lsr #4 │ │ │ │ - eoreq r9, pc, r0, lsl #11 │ │ │ │ - ldrhteq r2, [r0], -r8 │ │ │ │ - muleq r0, r0, fp │ │ │ │ - eorseq r2, r0, ip, asr r7 │ │ │ │ - eorseq r2, r0, r4, asr #14 │ │ │ │ - andseq r7, r8, r0, lsr #24 │ │ │ │ - strhteq r9, [pc], -r4 │ │ │ │ - eorseq r2, r0, r8, ror #13 │ │ │ │ - mlaeq pc, r0, r4, r9 @ │ │ │ │ - eorseq r2, r0, r0, asr #13 │ │ │ │ - andeq r0, r1, r1, lsl #2 │ │ │ │ - eorseq r2, r0, r8, ror #12 │ │ │ │ - ldrsbeq r5, [r8], -r4 │ │ │ │ - andseq r7, r8, ip, lsl #22 │ │ │ │ - @ instruction: 0x00187afc │ │ │ │ - andseq r7, r8, r8, lsl #22 │ │ │ │ - andseq r7, r8, ip, asr #22 │ │ │ │ - @ instruction: 0x00187afc │ │ │ │ - andseq r7, r8, r4, lsl #22 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 4882c │ │ │ │ + eorseq r1, r2, r8, lsr r3 │ │ │ │ + eorseq r5, r1, ip, lsr ip │ │ │ │ + eorseq r8, r1, ip, asr #1 │ │ │ │ + andseq r8, r9, r4, asr #20 │ │ │ │ + eorseq r1, r2, ip, ror #5 │ │ │ │ + andseq r6, r9, r8, lsr #30 │ │ │ │ + eorseq r8, r1, r8, lsr #32 │ │ │ │ + eorseq r1, r2, r4, ror #4 │ │ │ │ + andeq r1, r0, ip, ror fp │ │ │ │ + eorseq r1, r2, r8, lsl #4 │ │ │ │ + eorseq r1, r2, ip, ror #3 │ │ │ │ + @ instruction: 0x001988fc │ │ │ │ + eorseq r7, r1, r8, asr #30 │ │ │ │ + eorseq r1, r2, r8, ror r1 │ │ │ │ + eorseq r7, r1, r4, lsr #30 │ │ │ │ + eorseq r1, r2, ip, asr #2 │ │ │ │ + eorseq r1, r2, r0, lsl #2 │ │ │ │ + @ instruction: 0x00195db0 │ │ │ │ + @ instruction: 0x001987f8 │ │ │ │ + andseq r8, r9, r8, ror #15 │ │ │ │ + andseq r8, r9, ip, ror #15 │ │ │ │ + andseq r8, r9, r8, lsr r8 │ │ │ │ + andseq r8, r9, r4, ror #15 │ │ │ │ + andseq r8, r9, ip, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r3, [pc, #76] @ 47504 │ │ │ │ + ldr r3, [pc, #88] @ 48a78 │ │ │ │ mov r2, #0 │ │ │ │ - add r3, pc, r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ + add r3, pc, r3 │ │ │ │ str r2, [r3, #8] │ │ │ │ - beq 474e4 │ │ │ │ - ldr r5, [pc, #56] @ 47508 │ │ │ │ + beq 48a4c │ │ │ │ + ldr r5, [pc, #68] @ 48a7c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r5, #456] @ 0x1c8 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 21f74 │ │ │ │ + bl 21edc │ │ │ │ str r0, [r5, #456] @ 0x1c8 │ │ │ │ - bl 47118 │ │ │ │ - ldr r3, [pc, #28] @ 4750c │ │ │ │ - add r3, pc, r3 │ │ │ │ + bl 48664 │ │ │ │ + ldr r3, [pc, #40] @ 48a80 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ + ldrd r4, [sp] │ │ │ │ rsb r0, r0, #0 │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + add r3, pc, r3 │ │ │ │ str r0, [r3, #8] │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - eoreq r9, pc, r0, asr #5 │ │ │ │ - ldrshteq r2, [r0], -r8 │ │ │ │ - eoreq r9, pc, ip, lsl #5 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + eorseq r7, r1, r4, asr sp │ │ │ │ + mlaseq r2, r0, pc, r0 @ │ │ │ │ + eorseq r7, r1, ip, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r0, #2 │ │ │ │ - beq 475c8 │ │ │ │ + beq 48b54 │ │ │ │ cmp r0, #9 │ │ │ │ - beq 47538 │ │ │ │ - mvn r0, #2 │ │ │ │ - pop {r4, pc} │ │ │ │ + mvnne r0, #2 │ │ │ │ + beq 48ab8 │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r3, [r1, #16] │ │ │ │ - ldr r2, [pc, #296] @ 4766c │ │ │ │ + mov r2, #20992 @ 0x5200 │ │ │ │ + movt r2, #16967 @ 0x4247 │ │ │ │ bic r0, r3, #255 @ 0xff │ │ │ │ cmp r0, r2 │ │ │ │ - bne 475c0 │ │ │ │ - ldr r2, [pc, #284] @ 47670 │ │ │ │ + bne 48b44 │ │ │ │ + ldr r2, [pc, #304] @ 48c08 │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r2, #468] @ 0x1d4 │ │ │ │ cmp r3, r0 │ │ │ │ - bne 475c0 │ │ │ │ + bne 48b44 │ │ │ │ ldrb r3, [r1, #4] │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #1 │ │ │ │ - bhi 475c0 │ │ │ │ + bhi 48b44 │ │ │ │ ldr r3, [r1] │ │ │ │ ands r0, r3, #768 @ 0x300 │ │ │ │ - bne 475c0 │ │ │ │ + bne 48b44 │ │ │ │ ldr lr, [r1, #20] │ │ │ │ ldr ip, [r2, #368] @ 0x170 │ │ │ │ cmp lr, ip │ │ │ │ - popne {r4, pc} │ │ │ │ + bne 48aac │ │ │ │ ldr lr, [r1, #24] │ │ │ │ ldr ip, [r2, #364] @ 0x16c │ │ │ │ cmp lr, ip │ │ │ │ - popne {r4, pc} │ │ │ │ - ldr ip, [r2, #8] │ │ │ │ + bne 48aac │ │ │ │ + ldr ip, [r2] │ │ │ │ orr r3, r3, #8192 @ 0x2000 │ │ │ │ - ldr r2, [r2] │ │ │ │ mov r0, #1 │ │ │ │ - str ip, [r1, #44] @ 0x2c │ │ │ │ - str r2, [r1, #60] @ 0x3c │ │ │ │ + ldr r2, [r2, #8] │ │ │ │ str r3, [r1] │ │ │ │ - pop {r4, pc} │ │ │ │ + str r2, [r1, #44] @ 0x2c │ │ │ │ + str ip, [r1, #60] @ 0x3c │ │ │ │ + b 48aac │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ mov r0, #0 │ │ │ │ - pop {r4, pc} │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r4, [r1] │ │ │ │ - bl 47118 │ │ │ │ + bl 48664 │ │ │ │ cmp r0, #0 │ │ │ │ - popeq {r4, pc} │ │ │ │ - ldr r3, [pc, #148] @ 47674 │ │ │ │ + beq 48aac │ │ │ │ + ldr r3, [pc, #160] @ 48c0c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #460] @ 0x1cc │ │ │ │ cmp r2, #0 │ │ │ │ - beq 47618 │ │ │ │ + beq 48ba8 │ │ │ │ ldr r3, [r3, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 47618 │ │ │ │ + beq 48ba8 │ │ │ │ cmp r3, #1 │ │ │ │ - beq 47658 │ │ │ │ - ldr r2, [pc, #112] @ 47678 │ │ │ │ - movw r0, #1027 @ 0x403 │ │ │ │ + beq 48bf0 │ │ │ │ + movw r2, #21849 @ 0x5559 │ │ │ │ + movt r2, #12889 @ 0x3259 │ │ │ │ cmp r3, #8 │ │ │ │ cmpeq r4, r2 │ │ │ │ + movw r0, #1027 @ 0x403 │ │ │ │ movne r0, #0 │ │ │ │ - pop {r4, pc} │ │ │ │ - ldr r1, [pc, #92] @ 4767c │ │ │ │ - ldr r0, [pc, #92] @ 47680 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr ip, [r1, #464] @ 0x1d0 │ │ │ │ - ldr r3, [pc, #60] @ 4766c │ │ │ │ - cmp ip, #0 │ │ │ │ + b 48aac │ │ │ │ + ldr r0, [pc, #96] @ 48c10 │ │ │ │ + mov r1, #16896 @ 0x4200 │ │ │ │ + movt r1, #21063 @ 0x5247 │ │ │ │ + mov r3, #20992 @ 0x5200 │ │ │ │ + movt r3, #16967 @ 0x4247 │ │ │ │ bic r2, r4, #255 @ 0xff │ │ │ │ - movne r3, r0 │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr ip, [r0, #464] @ 0x1d0 │ │ │ │ + cmp ip, #0 │ │ │ │ + movne r3, r1 │ │ │ │ cmp r2, r3 │ │ │ │ - bne 475c0 │ │ │ │ - ldr r3, [r1, #468] @ 0x1d4 │ │ │ │ + bne 48b44 │ │ │ │ + ldr r3, [r0, #468] @ 0x1d4 │ │ │ │ uxtb r4, r4 │ │ │ │ - cmp r4, r3 │ │ │ │ movw r0, #1027 @ 0x403 │ │ │ │ + cmp r4, r3 │ │ │ │ movne r0, #0 │ │ │ │ - pop {r4, pc} │ │ │ │ - ldr r3, [pc, #36] @ 47684 │ │ │ │ - movw r0, #1027 @ 0x403 │ │ │ │ + b 48aac │ │ │ │ + movw r3, #22869 @ 0x5955 │ │ │ │ + movt r3, #22870 @ 0x5956 │ │ │ │ cmp r4, r3 │ │ │ │ + movw r0, #1027 @ 0x403 │ │ │ │ movne r0, #0 │ │ │ │ - pop {r4, pc} │ │ │ │ - submi r5, r7, #0, 4 │ │ │ │ - eorseq r2, r0, r0, ror r4 │ │ │ │ - eorseq r2, r0, r8, ror #7 │ │ │ │ - subscc r5, r9, #373293056 @ 0x16400000 │ │ │ │ - eorseq r2, r0, r4, lsr #7 │ │ │ │ - subpl r4, r7, #0, 4 │ │ │ │ - ldmdbpl r6, {r0, r2, r4, r6, r8, fp, ip, lr}^ │ │ │ │ - ldr r3, [pc, #292] @ 477b4 │ │ │ │ + b 48aac │ │ │ │ + eorseq r0, r2, ip, ror #29 │ │ │ │ + eorseq r0, r2, ip, asr lr │ │ │ │ + eorseq r0, r2, r4, lsl #28 │ │ │ │ + ldr r3, [pc, #264] @ 48d24 │ │ │ │ add ip, r0, #1 │ │ │ │ - add r3, pc, r3 │ │ │ │ mov r2, #0 │ │ │ │ bic ip, ip, #1 │ │ │ │ + sub r0, r0, #12 │ │ │ │ + add r3, pc, r3 │ │ │ │ str ip, [r3, #48] @ 0x30 │ │ │ │ - str r2, [r3, #100] @ 0x64 │ │ │ │ - str r2, [r3, #88] @ 0x58 │ │ │ │ - str r2, [r3, #76] @ 0x4c │ │ │ │ + ldr ip, [pc, #240] @ 48d28 │ │ │ │ str r2, [r3, #64] @ 0x40 │ │ │ │ - str r2, [r3, #96] @ 0x60 │ │ │ │ - str r2, [r3, #92] @ 0x5c │ │ │ │ + str r2, [r3, #76] @ 0x4c │ │ │ │ str r2, [r3, #80] @ 0x50 │ │ │ │ - ldr r3, [pc, #244] @ 477b8 │ │ │ │ - sub r0, r0, #12 │ │ │ │ - add r3, pc, r3 │ │ │ │ + str r2, [r3, #88] @ 0x58 │ │ │ │ + add ip, pc, ip │ │ │ │ + str r2, [r3, #92] @ 0x5c │ │ │ │ + str r2, [r3, #96] @ 0x60 │ │ │ │ + str r2, [r3, #100] @ 0x64 │ │ │ │ cmp r0, #20 │ │ │ │ - bhi 47700 │ │ │ │ - ldrb r0, [r3, r0] │ │ │ │ + bhi 48ca4 │ │ │ │ + ldrb r0, [ip, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ nop {0} │ │ │ │ - ldr r3, [pc, #216] @ 477bc │ │ │ │ - mov r2, #4 │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r0, #8 │ │ │ │ - str r0, [r3, #56] @ 0x38 │ │ │ │ - str r2, [r3, #72] @ 0x48 │ │ │ │ - str r2, [r3, #60] @ 0x3c │ │ │ │ - str r2, [r3, #68] @ 0x44 │ │ │ │ - str r2, [r3, #84] @ 0x54 │ │ │ │ - cmp r1, #0 │ │ │ │ - bxeq lr │ │ │ │ - ldr r3, [pc, #176] @ 477c0 │ │ │ │ - mov r2, #0 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r3, #56] @ 0x38 │ │ │ │ - str r1, [r3, #80] @ 0x50 │ │ │ │ - str r2, [r3, #56] @ 0x38 │ │ │ │ - bx lr │ │ │ │ - ldr r3, [pc, #152] @ 477c4 │ │ │ │ + ldr r3, [pc, #188] @ 48d2c │ │ │ │ mov r0, #24 │ │ │ │ - add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ + add r3, pc, r3 │ │ │ │ str r0, [r3, #92] @ 0x5c │ │ │ │ str r2, [r3, #96] @ 0x60 │ │ │ │ - ldr r3, [pc, #132] @ 477c8 │ │ │ │ + ldr r3, [pc, #168] @ 48d30 │ │ │ │ mov r2, #8 │ │ │ │ - add r3, pc, r3 │ │ │ │ mov r0, #16 │ │ │ │ - cmp r1, #0 │ │ │ │ + add r3, pc, r3 │ │ │ │ str r0, [r3, #56] @ 0x38 │ │ │ │ str r2, [r3, #60] @ 0x3c │ │ │ │ str r2, [r3, #68] @ 0x44 │ │ │ │ str r2, [r3, #72] @ 0x48 │ │ │ │ str r2, [r3, #84] @ 0x54 │ │ │ │ - bxeq lr │ │ │ │ - b 47708 │ │ │ │ - ldr r3, [pc, #88] @ 477cc │ │ │ │ - mov r2, #5 │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 48cc4 │ │ │ │ + ldr r3, [pc, #128] @ 48d34 │ │ │ │ + mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r0, #10 │ │ │ │ - b 476ec │ │ │ │ - ldr r3, [pc, #72] @ 477d0 │ │ │ │ + ldr r2, [r3, #56] @ 0x38 │ │ │ │ + str r1, [r3, #56] @ 0x38 │ │ │ │ + str r2, [r3, #80] @ 0x50 │ │ │ │ + bx lr │ │ │ │ + ldr r3, [pc, #104] @ 48d38 │ │ │ │ + mov r2, #4 │ │ │ │ + mov r0, #8 │ │ │ │ + add r3, pc, r3 │ │ │ │ + b 48c90 │ │ │ │ + ldr r3, [pc, #88] @ 48d3c │ │ │ │ mov r2, #5 │ │ │ │ + mov r0, #10 │ │ │ │ add r3, pc, r3 │ │ │ │ + b 48c90 │ │ │ │ + ldr r3, [pc, #72] @ 48d40 │ │ │ │ + mov r2, #5 │ │ │ │ mov ip, #11 │ │ │ │ mov r0, #6 │ │ │ │ cmp r1, #0 │ │ │ │ + add r3, pc, r3 │ │ │ │ str ip, [r3, #56] @ 0x38 │ │ │ │ - str r0, [r3, #72] @ 0x48 │ │ │ │ str r2, [r3, #60] @ 0x3c │ │ │ │ str r2, [r3, #68] @ 0x44 │ │ │ │ + str r0, [r3, #72] @ 0x48 │ │ │ │ str r2, [r3, #84] @ 0x54 │ │ │ │ - bxeq lr │ │ │ │ - b 47708 │ │ │ │ - eorseq r2, r0, r4, lsr r3 │ │ │ │ - andseq r3, ip, ip, ror r2 │ │ │ │ - eorseq r2, r0, r0, ror #5 │ │ │ │ - ldrhteq r2, [r0], -r4 │ │ │ │ - mlaseq r0, r8, r2, r2 │ │ │ │ - eorseq r2, r0, r0, lsl #5 │ │ │ │ - eorseq r2, r0, r0, asr r2 │ │ │ │ - eorseq r2, r0, ip, lsr r2 │ │ │ │ + beq 48cc4 │ │ │ │ + b 48cac │ │ │ │ + mlaseq r2, ip, sp, r0 │ │ │ │ + andseq r3, sp, ip, asr #30 │ │ │ │ + eorseq r0, r2, r0, asr sp │ │ │ │ + eorseq r0, r2, r8, lsr sp │ │ │ │ + eorseq r0, r2, r0, lsl sp │ │ │ │ + ldrshteq r0, [r2], -r0 │ │ │ │ + ldrsbteq r0, [r2], -ip │ │ │ │ + eorseq r0, r2, r0, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + strd r4, [sp, #-32]! @ 0xffffffe0 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + str sl, [sp, #24] │ │ │ │ + str lr, [sp, #28] │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r7, r3, #0 │ │ │ │ - ldr r3, [pc, #96] @ 47850 │ │ │ │ + ldr r3, [pc, #116] @ 48de4 │ │ │ │ ldr ip, [sp, #32] │ │ │ │ + ldr r9, [r1] │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r6, [r3, #12] │ │ │ │ ldr r8, [r3] │ │ │ │ - mul ip, ip, r6 │ │ │ │ - ldr r9, [r1] │ │ │ │ + ldr r6, [r3, #12] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ - mla ip, r1, r8, ip │ │ │ │ - mul r6, r2, r6 │ │ │ │ + mul ip, ip, r6 │ │ │ │ ldr r4, [r0] │ │ │ │ + mul r6, r2, r6 │ │ │ │ + mla ip, r1, r8, ip │ │ │ │ add r3, r3, ip │ │ │ │ - ble 47848 │ │ │ │ + ble 48dc8 │ │ │ │ mov r5, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, r6 │ │ │ │ - bl 22d0c │ │ │ │ add r5, r5, #1 │ │ │ │ + bl 22c68 │ │ │ │ cmp r7, r5 │ │ │ │ add r4, r4, r9 │ │ │ │ add r3, r0, r8 │ │ │ │ - bne 47824 │ │ │ │ + bne 48da4 │ │ │ │ + ldrd r4, [sp] │ │ │ │ mov r0, #0 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldrsbteq r2, [r0], -r4 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldr sl, [sp, #24] │ │ │ │ + add sp, sp, #28 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + eorseq r0, r2, r0, asr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ vpush {d8-d9} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ - mov ip, r0 │ │ │ │ - vldr s15, [ip, #24] │ │ │ │ - vldr s14, [pc, #360] @ 479e0 │ │ │ │ - ldr r0, [r0, #4] │ │ │ │ - vcvt.f32.u32 s15, s15 │ │ │ │ + mov r4, r3 │ │ │ │ + ldmib r0, {r3, lr} │ │ │ │ mov r5, r2 │ │ │ │ - ldr r2, [ip, #28] │ │ │ │ mov r6, r1 │ │ │ │ - ldr r1, [ip, #32] │ │ │ │ - vdiv.f32 s16, s14, s15 │ │ │ │ - add r2, r0, r2 │ │ │ │ - add r2, r2, r1 │ │ │ │ - ldr r1, [ip, #44] @ 0x2c │ │ │ │ - ldr lr, [ip, #8] │ │ │ │ - add r2, r2, r1 │ │ │ │ - vmov s15, r2 │ │ │ │ sub sp, sp, #8 │ │ │ │ + vldr s15, [r0, #24] │ │ │ │ + ldr r2, [r0, #28] │ │ │ │ + ldr r1, [r0, #32] │ │ │ │ + vldr s14, [pc, #324] @ 48f70 │ │ │ │ + vcvt.f32.u32 s15, s15 │ │ │ │ + add r2, r3, r2 │ │ │ │ + add r2, r2, r1 │ │ │ │ + ldr r1, [r0, #44] @ 0x2c │ │ │ │ str lr, [sp] │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - ldr r2, [ip, #36] @ 0x24 │ │ │ │ + vdiv.f32 s16, s14, s15 │ │ │ │ + add r2, r2, r1 │ │ │ │ mov r1, #7 │ │ │ │ + vmov s15, r2 │ │ │ │ + ldr r2, [r0, #36] @ 0x24 │ │ │ │ add lr, lr, r2 │ │ │ │ - ldr r2, [ip, #40] @ 0x28 │ │ │ │ - mov r4, r3 │ │ │ │ + ldr r2, [r0, #40] @ 0x28 │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ add lr, lr, r2 │ │ │ │ - ldr r2, [ip, #48] @ 0x30 │ │ │ │ + ldr r2, [r0, #48] @ 0x30 │ │ │ │ + mov r0, #3 │ │ │ │ vdiv.f32 s17, s16, s15 │ │ │ │ add lr, lr, r2 │ │ │ │ + ldr r2, [pc, #252] @ 48f74 │ │ │ │ vmov s15, lr │ │ │ │ - ldr r2, [pc, #256] @ 479e4 │ │ │ │ - mov r3, r0 │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r0, #3 │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ vdiv.f32 s18, s17, s15 │ │ │ │ - bl ab6e0 │ │ │ │ + bl b155c │ │ │ │ mov r0, r6 │ │ │ │ vmov.f32 s0, s17 │ │ │ │ - bl 400a0 │ │ │ │ + bl 410d0 │ │ │ │ subs r6, r0, #0 │ │ │ │ movne r6, #1 │ │ │ │ - beq 479c8 │ │ │ │ + beq 48f58 │ │ │ │ vmov.f32 s0, s18 │ │ │ │ mov r0, r5 │ │ │ │ - bl 400a0 │ │ │ │ + bl 410d0 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 47964 │ │ │ │ + beq 48f00 │ │ │ │ vmov.f32 s0, s16 │ │ │ │ mov r0, r4 │ │ │ │ - bl 400a0 │ │ │ │ + bl 410d0 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 4798c │ │ │ │ + beq 48f28 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 479a0 │ │ │ │ - ldr r2, [pc, #160] @ 479e8 │ │ │ │ + beq 48f3c │ │ │ │ + ldr r2, [pc, #160] @ 48f78 │ │ │ │ mov r1, #7 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ vpop {d8-d9} │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - ldr r2, [pc, #128] @ 479ec │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r2, [pc, #116] @ 48f7c │ │ │ │ mov r1, #7 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ vmov.f32 s0, s16 │ │ │ │ mov r0, r4 │ │ │ │ - bl 400a0 │ │ │ │ + bl 410d0 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 479a0 │ │ │ │ - ldr r2, [pc, #92] @ 479f0 │ │ │ │ + bne 48f3c │ │ │ │ + ldr r2, [pc, #80] @ 48f80 │ │ │ │ mov r1, #7 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #76] @ 479f4 │ │ │ │ - mov r1, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r2, [pc, #64] @ 48f84 │ │ │ │ + mov r1, #7 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ mov r6, #0 │ │ │ │ - mov r0, r6 │ │ │ │ - add sp, sp, #8 │ │ │ │ - vpop {d8-d9} │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - ldr r2, [pc, #40] @ 479f8 │ │ │ │ - mov r1, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 48ee4 │ │ │ │ + ldr r2, [pc, #40] @ 48f88 │ │ │ │ + mov r1, #7 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 47910 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 48ea0 │ │ │ │ cmnpl r8, #-1526726656 @ 0xa5000000 │ │ │ │ - andseq r7, r8, r0, ror r6 │ │ │ │ - andseq r7, r8, r4, ror #12 │ │ │ │ - andseq r7, r8, r0, lsl r6 │ │ │ │ - andseq r7, r8, r0, lsl #12 │ │ │ │ - andseq r5, r8, r8, lsl ip │ │ │ │ - mulseq r8, r4, r5 │ │ │ │ + andseq r8, r9, r0, lsr r3 │ │ │ │ + andseq r8, r9, r0, lsr #6 │ │ │ │ + andseq r8, r9, r0, asr #5 │ │ │ │ + @ instruction: 0x001982b0 │ │ │ │ + andseq r6, r9, r4, asr #17 │ │ │ │ + andseq r8, r9, r0, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ - mov sl, r2 │ │ │ │ - ldr r2, [pc, #4076] @ 48a04 │ │ │ │ + mov r8, r2 │ │ │ │ + ldr r2, [pc, #3968] @ 49f38 │ │ │ │ mov fp, r3 │ │ │ │ - ldr r3, [pc, #4072] @ 48a08 │ │ │ │ sub sp, sp, #76 @ 0x4c │ │ │ │ + ldr r3, [pc, #3960] @ 49f3c │ │ │ │ + str r1, [sp, #20] │ │ │ │ + ldr ip, [sp, #112] @ 0x70 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r0, [sp, #20] │ │ │ │ + ldr r7, [pc, #3948] @ 49f40 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - ldr ip, [sp, #112] @ 0x70 │ │ │ │ + and r2, ip, #1 │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov r3, #0 │ │ │ │ - ldr r3, [pc, #4040] @ 48a0c │ │ │ │ - ldr r8, [pc, #4040] @ 48a10 │ │ │ │ + ldr r3, [pc, #3924] @ 49f44 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3, #8] │ │ │ │ - ldr r3, [pc, #4032] @ 48a14 │ │ │ │ + ldr r3, [pc, #3916] @ 49f48 │ │ │ │ cmn r4, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ - and r2, ip, #1 │ │ │ │ str r2, [r3, #476] @ 0x1dc │ │ │ │ - add r8, pc, r8 │ │ │ │ - beq 48644 │ │ │ │ + beq 49bf4 │ │ │ │ cmp r4, #0 │ │ │ │ - bne 47c5c │ │ │ │ + bne 49210 │ │ │ │ ldr r3, [r3, #480] @ 0x1e0 │ │ │ │ - mov r7, r1 │ │ │ │ + mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ - and r9, ip, #2 │ │ │ │ - beq 48374 │ │ │ │ - cmp r9, #0 │ │ │ │ - beq 48900 │ │ │ │ - ldr r6, [pc, #3972] @ 48a18 │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r3, [r6, #484] @ 0x1e4 │ │ │ │ + and r3, ip, #2 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + beq 49918 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 47cd0 │ │ │ │ - ldr r5, [r6, #472] @ 0x1d8 │ │ │ │ - ldr r2, [pc, #3952] @ 48a1c │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ + beq 49eb0 │ │ │ │ + ldr r9, [pc, #3860] @ 49f4c │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r3, [r9, #484] @ 0x1e4 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 49298 │ │ │ │ + ldr r5, [r9, #472] @ 0x1d8 │ │ │ │ mov r1, #6 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r1, [pc, #3932] @ 48a20 │ │ │ │ + ldr r2, [pc, #3832] @ 49f50 │ │ │ │ + mov r3, r5 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r1, [pc, #3820] @ 49f54 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 2372c │ │ │ │ + bl 23664 │ │ │ │ cmp r0, #0 │ │ │ │ - str r0, [r6, #376] @ 0x178 │ │ │ │ - beq 495f4 │ │ │ │ + str r0, [r9, #376] @ 0x178 │ │ │ │ + beq 4ab98 │ │ │ │ movw r0, #1001 @ 0x3e9 │ │ │ │ - bl 24020 │ │ │ │ + bl 23f58 │ │ │ │ cmp r0, #0 │ │ │ │ - str r0, [r6, #380] @ 0x17c │ │ │ │ - beq 495cc │ │ │ │ + str r0, [r9, #380] @ 0x17c │ │ │ │ + beq 4ab70 │ │ │ │ mov r0, #1 │ │ │ │ - bl 46eec │ │ │ │ + bl 48410 │ │ │ │ cmn r0, #2 │ │ │ │ - beq 47aec │ │ │ │ + beq 49090 │ │ │ │ cmn r0, #1 │ │ │ │ - beq 47c90 │ │ │ │ - ldr r5, [pc, #3864] @ 48a24 │ │ │ │ - ldr r1, [pc, #3864] @ 48a28 │ │ │ │ + beq 49258 │ │ │ │ + ldr r5, [pc, #3752] @ 49f58 │ │ │ │ + ldr r1, [pc, #3752] @ 49f5c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r5, #388] @ 0x184 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - bne 488c0 │ │ │ │ - ldr r3, [pc, #3840] @ 48a2c │ │ │ │ - str r7, [sp, #40] @ 0x28 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - ldr r3, [pc, #3828] @ 48a30 │ │ │ │ - mov r7, r5 │ │ │ │ + bne 49e70 │ │ │ │ + ldr r3, [pc, #3728] @ 49f60 │ │ │ │ + str r4, [sp, #36] @ 0x24 │ │ │ │ + str r6, [sp, #40] @ 0x28 │ │ │ │ + mov r6, r5 │ │ │ │ + str r8, [sp, #44] @ 0x2c │ │ │ │ + str fp, [sp, #48] @ 0x30 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ - str r4, [sp, #32] │ │ │ │ - str r9, [sp, #36] @ 0x24 │ │ │ │ - strd sl, [sp, #44] @ 0x2c │ │ │ │ - str r8, [sp, #52] @ 0x34 │ │ │ │ - ldr r6, [r7, #484] @ 0x1e4 │ │ │ │ - ldr r0, [r7, #488] @ 0x1e8 │ │ │ │ - add r4, r6, #1 │ │ │ │ - rsb r9, r4, r4, lsl #4 │ │ │ │ - lsl r9, r9, #2 │ │ │ │ - mov r1, r9 │ │ │ │ - bl 254a8 │ │ │ │ - cmp r0, #0 │ │ │ │ - mov sl, r0 │ │ │ │ - str r0, [r7, #488] @ 0x1e8 │ │ │ │ - beq 49528 │ │ │ │ - sub r9, r9, #60 @ 0x3c │ │ │ │ - add r6, r0, r9 │ │ │ │ - mov r2, #60 @ 0x3c │ │ │ │ - mov r1, #0 │ │ │ │ - mov r0, r6 │ │ │ │ - str r4, [r7, #484] @ 0x1e4 │ │ │ │ - bl 24368 │ │ │ │ - mov r0, #1 │ │ │ │ - bl 46eec │ │ │ │ + ldr r3, [pc, #3700] @ 49f64 │ │ │ │ + str r7, [sp, #52] @ 0x34 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [sp, #32] │ │ │ │ + ldr r5, [r6, #484] @ 0x1e4 │ │ │ │ + ldr r0, [r6, #488] @ 0x1e8 │ │ │ │ + add r4, r5, #1 │ │ │ │ + rsb r8, r4, r4, lsl #4 │ │ │ │ + lsl r8, r8, #2 │ │ │ │ + mov r1, r8 │ │ │ │ + bl 253d4 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 488c0 │ │ │ │ - ldr r4, [r7, #484] @ 0x1e4 │ │ │ │ - ldr r8, [r7, #388] @ 0x184 │ │ │ │ + mov r9, r0 │ │ │ │ + str r0, [r6, #488] @ 0x1e8 │ │ │ │ + beq 4aacc │ │ │ │ + vmov.i32 q8, #0 @ 0x00000000 │ │ │ │ + sub r8, r8, #60 @ 0x3c │ │ │ │ + str r4, [r6, #484] @ 0x1e4 │ │ │ │ + add r7, r0, r8 │ │ │ │ + mov r0, #1 │ │ │ │ + vst1.8 {d16-d17}, [r7] │ │ │ │ + vstr d16, [r7, #16] │ │ │ │ + vstr d16, [r7, #24] │ │ │ │ + vstr d16, [r7, #32] │ │ │ │ + vstr d16, [r7, #40] @ 0x28 │ │ │ │ + vstr d16, [r7, #48] @ 0x30 │ │ │ │ + vstr d16, [r7, #52] @ 0x34 │ │ │ │ + bl 48410 │ │ │ │ + cmp r0, #0 │ │ │ │ + blt 49e70 │ │ │ │ + ldr fp, [r6, #388] @ 0x184 │ │ │ │ + ldr r4, [r6, #484] @ 0x1e4 │ │ │ │ cmp r4, #1 │ │ │ │ - ble 48660 │ │ │ │ + ble 49c10 │ │ │ │ rsb r4, r4, r4, lsl #4 │ │ │ │ - ldr r5, [r7, #488] @ 0x1e8 │ │ │ │ + ldr r5, [r6, #488] @ 0x1e8 │ │ │ │ + mov sl, #0 │ │ │ │ sub r4, r4, #15 │ │ │ │ - mov fp, #0 │ │ │ │ - b 47bdc │ │ │ │ - add fp, fp, #15 │ │ │ │ - cmp r4, fp │ │ │ │ - beq 48660 │ │ │ │ - ldr r1, [r5, fp, lsl #2] │ │ │ │ - mov r0, r8 │ │ │ │ - bl 251c0 │ │ │ │ + b 49190 │ │ │ │ + add sl, sl, #15 │ │ │ │ + cmp r4, sl │ │ │ │ + beq 49c10 │ │ │ │ + ldr r1, [r5, sl, lsl #2] │ │ │ │ + mov r0, fp │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - bne 47bd0 │ │ │ │ - ldr r2, [pc, #3644] @ 48a34 │ │ │ │ - mov r3, r8 │ │ │ │ + bne 49184 │ │ │ │ + ldr r2, [pc, #3516] @ 49f68 │ │ │ │ + mov r3, fp │ │ │ │ + mov r1, #6 │ │ │ │ + mov r0, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r3, [pc, #3496] @ 49f6c │ │ │ │ mov r1, #6 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r3, [pc, #3624] @ 48a38 │ │ │ │ - ldr r2, [pc, #3624] @ 48a3c │ │ │ │ + ldr r2, [pc, #3488] @ 49f70 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #384] @ 0x180 │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r1, #6 │ │ │ │ - mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r4, [pc, #3600] @ 48a40 │ │ │ │ + bl b155c │ │ │ │ + ldr r4, [pc, #3472] @ 49f74 │ │ │ │ mov r5, #0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4, #488] @ 0x1e8 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [r4, #380] @ 0x17c │ │ │ │ - str r5, [r4, #488] @ 0x1e8 │ │ │ │ str r5, [r4, #484] @ 0x1e4 │ │ │ │ - bl 24c8c │ │ │ │ + str r5, [r4, #488] @ 0x1e8 │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [r4, #376] @ 0x178 │ │ │ │ str r5, [r4, #380] @ 0x17c │ │ │ │ - bl 2294c │ │ │ │ + bl 228a8 │ │ │ │ str r5, [r4, #376] @ 0x178 │ │ │ │ mov r4, #1 │ │ │ │ - ldr r2, [pc, #3548] @ 48a44 │ │ │ │ - ldr r3, [pc, #3484] @ 48a08 │ │ │ │ + ldr r2, [pc, #3420] @ 49f78 │ │ │ │ + ldr r3, [pc, #3356] @ 49f3c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 4950c │ │ │ │ + bne 4aab0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r6, [pc, #3504] @ 48a48 │ │ │ │ - ldr r2, [pc, #3504] @ 48a4c │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r3, [r6, #484] @ 0x1e4 │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r9, [pc, #3356] @ 49f7c │ │ │ │ mov r1, #6 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r0, [r6, #380] @ 0x17c │ │ │ │ - bl 24c8c │ │ │ │ - mov r5, #0 │ │ │ │ - ldr r0, [r6, #376] @ 0x178 │ │ │ │ - str r5, [r6, #380] @ 0x17c │ │ │ │ - bl 2294c │ │ │ │ - ldr r3, [r6, #484] @ 0x1e4 │ │ │ │ - str r5, [r6, #376] @ 0x178 │ │ │ │ + mov r5, #0 │ │ │ │ + ldr r2, [pc, #3344] @ 49f80 │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r3, [r9, #484] @ 0x1e4 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r0, [r9, #380] @ 0x17c │ │ │ │ + bl 24bb8 │ │ │ │ + ldr r0, [r9, #376] @ 0x178 │ │ │ │ + str r5, [r9, #380] @ 0x17c │ │ │ │ + bl 228a8 │ │ │ │ + ldr r3, [r9, #484] @ 0x1e4 │ │ │ │ + str r5, [r9, #376] @ 0x178 │ │ │ │ cmp r3, #0 │ │ │ │ - blt 47c5c │ │ │ │ - ldr r3, [pc, #3440] @ 48a50 │ │ │ │ - cmp sl, #0 │ │ │ │ + blt 49210 │ │ │ │ + ldr r3, [pc, #3292] @ 49f84 │ │ │ │ + cmp r8, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r6, [r3, #480] @ 0x1e0 │ │ │ │ - bne 483b0 │ │ │ │ + ldr r9, [r3, #480] @ 0x1e0 │ │ │ │ + bne 49958 │ │ │ │ + cmp r9, #0 │ │ │ │ + str r6, [r3, #368] @ 0x170 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ - cmp r6, #0 │ │ │ │ - str r2, [r3, #492] @ 0x1ec │ │ │ │ - str r2, [r3, #368] @ 0x170 │ │ │ │ - str r7, [r3, #496] @ 0x1f0 │ │ │ │ - str r7, [r3, #364] @ 0x16c │ │ │ │ - beq 483cc │ │ │ │ - ldr r3, [pc, #3396] @ 48a54 │ │ │ │ + str r2, [r3, #364] @ 0x16c │ │ │ │ + str r6, [r3, #492] @ 0x1ec │ │ │ │ + str r2, [r3, #496] @ 0x1f0 │ │ │ │ + beq 49974 │ │ │ │ + ldr r3, [pc, #3248] @ 49f88 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r3, #484] @ 0x1e4 │ │ │ │ - cmp r7, #0 │ │ │ │ - ble 48c08 │ │ │ │ + ldr r6, [r3, #484] @ 0x1e4 │ │ │ │ + cmp r6, #0 │ │ │ │ + ble 4a1b4 │ │ │ │ ldr r5, [r3, #488] @ 0x1e8 │ │ │ │ - b 47d34 │ │ │ │ + b 492fc │ │ │ │ add r4, r4, #1 │ │ │ │ - cmp r4, r7 │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ - beq 48c08 │ │ │ │ + cmp r4, r6 │ │ │ │ + beq 4a1b4 │ │ │ │ ldr r1, [r5] │ │ │ │ - mov r0, r6 │ │ │ │ - bl 251c0 │ │ │ │ + mov r0, r9 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - bne 47d24 │ │ │ │ - ldr r4, [pc, #3336] @ 48a58 │ │ │ │ + bne 492ec │ │ │ │ + ldr r4, [pc, #3188] @ 49f8c │ │ │ │ ldr r3, [r5, #4] │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r6, [r4, #464] @ 0x1d0 │ │ │ │ str r3, [r4, #24] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ + mov r1, r6 │ │ │ │ str r3, [r4, #28] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ + str r5, [r4, #500] @ 0x1f4 │ │ │ │ str r3, [r4, #32] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ - mov r1, r6 │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ - str r5, [r4, #500] @ 0x1f4 │ │ │ │ - bl 47688 │ │ │ │ + bl 48c14 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r3, [r4, #124] @ 0x7c │ │ │ │ ldr r3, [r5, #28] │ │ │ │ str r3, [r4, #128] @ 0x80 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ str r3, [r4, #132] @ 0x84 │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ @@ -35260,293 +36724,284 @@ │ │ │ │ str r3, [r4, #144] @ 0x90 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ str r3, [r4, #148] @ 0x94 │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ str r3, [r4, #152] @ 0x98 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #156] @ 0x9c │ │ │ │ - ldr r4, [pc, #3208] @ 48a5c │ │ │ │ + ldr r4, [pc, #3060] @ 49f90 │ │ │ │ mov r1, r6 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4, #468] @ 0x1d4 │ │ │ │ str r0, [r4, #512] @ 0x200 │ │ │ │ - bl 47688 │ │ │ │ + bl 48c14 │ │ │ │ ldr r2, [r4, #24] │ │ │ │ - ldr r3, [pc, #3184] @ 48a60 │ │ │ │ mov r1, #0 │ │ │ │ + ldr r3, [pc, #3032] @ 49f94 │ │ │ │ + str r1, [r4, #16] │ │ │ │ str r2, [r4, #32] │ │ │ │ ldr r2, [r4, #28] │ │ │ │ str r2, [r4, #36] @ 0x24 │ │ │ │ - str r1, [r4, #16] │ │ │ │ - ldr r5, [r8, r3] │ │ │ │ + ldr r5, [r7, r3] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, r1 │ │ │ │ - lslne r2, r2, #1 │ │ │ │ - movne r3, #1 │ │ │ │ - strne r2, [r4, #36] @ 0x24 │ │ │ │ - strne r1, [r4, #44] @ 0x2c │ │ │ │ - strne r3, [r4, #16] │ │ │ │ - ldr r4, [pc, #3132] @ 48a64 │ │ │ │ + beq 493ec │ │ │ │ + lsl r2, r2, #1 │ │ │ │ + mov r3, #1 │ │ │ │ + str r3, [r4, #16] │ │ │ │ + str r2, [r4, #36] @ 0x24 │ │ │ │ + str r1, [r4, #44] @ 0x2c │ │ │ │ + ldr r4, [pc, #2980] @ 49f98 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4] │ │ │ │ cmp r0, #0 │ │ │ │ - bge 485f8 │ │ │ │ - ldr r4, [pc, #3116] @ 48a68 │ │ │ │ + bge 49ba8 │ │ │ │ + ldr r4, [pc, #2964] @ 49f9c │ │ │ │ movw r1, #17921 @ 0x4601 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r6, [r4, #184] @ 0xb8 │ │ │ │ add r2, r4, #24 │ │ │ │ mov r0, r6 │ │ │ │ - bl 21e78 <__ioctl_time64@plt> │ │ │ │ - movw r1, #17921 @ 0x4601 │ │ │ │ + bl 21de0 <__ioctl_time64@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - movne r3, #0 │ │ │ │ - strne r3, [r4, #92] @ 0x5c │ │ │ │ - strne r3, [r4, #96] @ 0x60 │ │ │ │ - ldr r4, [pc, #3072] @ 48a6c │ │ │ │ + beq 49430 │ │ │ │ + mov r3, #0 │ │ │ │ + str r3, [r4, #92] @ 0x5c │ │ │ │ + str r3, [r4, #96] @ 0x60 │ │ │ │ + ldr r4, [pc, #2920] @ 49fa0 │ │ │ │ mov r0, r6 │ │ │ │ + movw r1, #17921 @ 0x4601 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, r4, #24 │ │ │ │ - bl 21e78 <__ioctl_time64@plt> │ │ │ │ + bl 21de0 <__ioctl_time64@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - bne 48918 │ │ │ │ + bne 49ec8 │ │ │ │ ldr r1, [r4, #48] @ 0x30 │ │ │ │ - str r1, [r4, #468] @ 0x1d4 │ │ │ │ lsr r3, r1, #3 │ │ │ │ cmp r1, #16 │ │ │ │ str r3, [r4, #12] │ │ │ │ - bne 47eb0 │ │ │ │ - ldr r3, [r4, #72] @ 0x48 │ │ │ │ + str r1, [r4, #468] @ 0x1d4 │ │ │ │ + bne 49480 │ │ │ │ ldr r1, [r4, #60] @ 0x3c │ │ │ │ + ldr r3, [r4, #72] @ 0x48 │ │ │ │ add r1, r1, r3 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ add r1, r1, r3 │ │ │ │ str r1, [r4, #468] @ 0x1d4 │ │ │ │ - ldr r3, [pc, #3000] @ 48a70 │ │ │ │ + ldr r3, [pc, #2844] @ 49fa4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #512] @ 0x200 │ │ │ │ cmp r3, r1 │ │ │ │ - beq 47edc │ │ │ │ - ldr r2, [pc, #2984] @ 48a74 │ │ │ │ + beq 494ac │ │ │ │ + ldr r2, [pc, #2828] @ 49fa8 │ │ │ │ + mov r0, #3 │ │ │ │ str r1, [sp] │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #2 │ │ │ │ - mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ ldr r0, [sp, #120] @ 0x78 │ │ │ │ - bl 160f2c │ │ │ │ - ldr r2, [pc, #2956] @ 48a78 │ │ │ │ - ldr r6, [pc, #2956] @ 48a7c │ │ │ │ + bl 16f284 │ │ │ │ + ldr r2, [pc, #2800] @ 49fac │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r2, #476] @ 0x1dc │ │ │ │ ldr r3, [r2, #24] │ │ │ │ - orrs r1, r9, r1 │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [r2, #28] │ │ │ │ + str r0, [r2, #4] │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ + ldr r1, [r2, #476] @ 0x1dc │ │ │ │ str r3, [r2, #516] @ 0x204 │ │ │ │ - ldreq r3, [r2, #492] @ 0x1ec │ │ │ │ - ldreq ip, [r2, #496] @ 0x1f0 │ │ │ │ - movne ip, r7 │ │ │ │ - strne r3, [r2, #492] @ 0x1ec │ │ │ │ - strne r7, [r2, #496] @ 0x1f0 │ │ │ │ - ldr r1, [r6, #364] @ 0x16c │ │ │ │ + ldr r7, [r2, #28] │ │ │ │ + orrs r1, r0, r1 │ │ │ │ str r7, [r2, #20] │ │ │ │ - str r0, [r2, #4] │ │ │ │ + bne 49b78 │ │ │ │ + ldr r3, [r2, #492] @ 0x1ec │ │ │ │ + ldr r1, [r2, #496] @ 0x1f0 │ │ │ │ + ldr r6, [pc, #2752] @ 49fb0 │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr ip, [r6, #364] @ 0x16c │ │ │ │ ldr r0, [r6, #368] @ 0x170 │ │ │ │ cmp r0, r3 │ │ │ │ - bgt 485d8 │ │ │ │ - cmp ip, r1 │ │ │ │ - blt 485d8 │ │ │ │ - add ip, ip, r1 │ │ │ │ - add ip, ip, ip, lsr #31 │ │ │ │ - asr ip, ip, #1 │ │ │ │ + bgt 49b88 │ │ │ │ + cmp r1, ip │ │ │ │ + blt 49b88 │ │ │ │ + add r1, r1, ip │ │ │ │ ldr r0, [r6, #184] @ 0xb8 │ │ │ │ add r2, r6, #524 @ 0x20c │ │ │ │ + add r1, r1, r1, lsr #31 │ │ │ │ + asr r1, r1, #1 │ │ │ │ + str r1, [r6, #520] @ 0x208 │ │ │ │ movw r1, #17922 @ 0x4602 │ │ │ │ - str ip, [r6, #520] @ 0x208 │ │ │ │ - bl 21e78 <__ioctl_time64@plt> │ │ │ │ + bl 21de0 <__ioctl_time64@plt> │ │ │ │ subs r4, r0, #0 │ │ │ │ - bne 48c4c │ │ │ │ + bne 4a1f8 │ │ │ │ ldr r3, [r6, #548] @ 0x224 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 48f34 │ │ │ │ + bne 4a4dc │ │ │ │ ldr r3, [r6, #556] @ 0x22c │ │ │ │ cmp r3, #2 │ │ │ │ - beq 48178 │ │ │ │ + beq 49720 │ │ │ │ cmp r3, #4 │ │ │ │ - bne 48c30 │ │ │ │ - ldr r2, [pc, #2804] @ 48a80 │ │ │ │ + bne 4a1dc │ │ │ │ + ldr r2, [pc, #2652] @ 49fb4 │ │ │ │ mov r1, #6 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr sl, [r6, #184] @ 0xb8 │ │ │ │ - ldr r2, [pc, #2784] @ 48a84 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r3, [r6, #184] @ 0xb8 │ │ │ │ movw r1, #17924 @ 0x4604 │ │ │ │ + ldr r2, [pc, #2628] @ 49fb8 │ │ │ │ + mov r0, r3 │ │ │ │ + str r3, [sp, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r0, sl │ │ │ │ - bl 21e78 <__ioctl_time64@plt> │ │ │ │ + bl 21de0 <__ioctl_time64@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - bne 49104 │ │ │ │ - ldr r3, [r6, #72] @ 0x48 │ │ │ │ + bne 4a6a8 │ │ │ │ ldr r8, [r6, #60] @ 0x3c │ │ │ │ - ldr r2, [r6, #84] @ 0x54 │ │ │ │ + ldr r2, [r6, #72] @ 0x48 │ │ │ │ + ldr r1, [r6, #84] @ 0x54 │ │ │ │ mov r6, #1 │ │ │ │ - lsl fp, r6, r3 │ │ │ │ - lsl r1, r6, r8 │ │ │ │ - lsl r6, r6, r2 │ │ │ │ - cmp r1, fp │ │ │ │ - str r3, [sp, #32] │ │ │ │ - movge r3, r1 │ │ │ │ - movlt r3, fp │ │ │ │ - cmp r3, r6 │ │ │ │ - movlt r3, r6 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - lsl r3, r3, #1 │ │ │ │ - mov r0, r3 │ │ │ │ - str r2, [sp, #36] @ 0x24 │ │ │ │ - str r1, [sp, #28] │ │ │ │ - str r3, [sp, #20] │ │ │ │ - bl 24020 │ │ │ │ + lsl r3, r6, r8 │ │ │ │ + lsl fp, r6, r2 │ │ │ │ + str r3, [sp, #28] │ │ │ │ + cmp r3, fp │ │ │ │ + lsl r6, r6, r1 │ │ │ │ + str r2, [sp, #32] │ │ │ │ + movge r9, r3 │ │ │ │ + movlt r9, fp │ │ │ │ + str r1, [sp, #36] @ 0x24 │ │ │ │ + cmp r9, r6 │ │ │ │ + movlt r9, r6 │ │ │ │ + lsl sl, r9, #1 │ │ │ │ + mov r0, sl │ │ │ │ + bl 23f58 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 495b0 │ │ │ │ - ldr r1, [sp, #28] │ │ │ │ - cmp r1, #0 │ │ │ │ - ble 48058 │ │ │ │ - sub r1, r1, #1 │ │ │ │ - movw r0, #65535 @ 0xffff │ │ │ │ - blx 1c6508 │ │ │ │ - mov r1, #2 │ │ │ │ - lsl r1, r1, r8 │ │ │ │ - sub r1, r1, #2 │ │ │ │ - add r1, r7, r1 │ │ │ │ - sub r2, r7, #2 │ │ │ │ + beq 4ab54 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + cmp r3, #0 │ │ │ │ + ble 49614 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + movw ip, #65535 @ 0xffff │ │ │ │ + mov r0, #2 │ │ │ │ + mov r1, r7 │ │ │ │ + add r0, r7, r0, lsl r8 │ │ │ │ + udiv ip, ip, r3 │ │ │ │ mov r3, r4 │ │ │ │ - uxth r0, r0 │ │ │ │ - strh r3, [r2, #2]! │ │ │ │ - add r3, r3, r0 │ │ │ │ - cmp r1, r2 │ │ │ │ + strh r3, [r1], #2 │ │ │ │ + add r3, ip, r3 │ │ │ │ + cmp r0, r1 │ │ │ │ uxth r3, r3 │ │ │ │ - bne 48044 │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - bl 24020 │ │ │ │ + bne 49600 │ │ │ │ + mov r0, sl │ │ │ │ + bl 23f58 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 49650 │ │ │ │ + beq 4abf4 │ │ │ │ cmp fp, #0 │ │ │ │ - ble 480b0 │ │ │ │ - sub r1, fp, #1 │ │ │ │ - movw r0, #65535 @ 0xffff │ │ │ │ - blx 1c6508 │ │ │ │ + ble 49660 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ + sub r2, fp, #1 │ │ │ │ + movw r0, #65535 @ 0xffff │ │ │ │ mov r1, #2 │ │ │ │ - lsl r1, r1, r3 │ │ │ │ - sub r1, r1, #2 │ │ │ │ - add r1, r8, r1 │ │ │ │ - sub r2, r8, #2 │ │ │ │ + udiv r0, r0, r2 │ │ │ │ + mov r2, r8 │ │ │ │ + add r1, r8, r1, lsl r3 │ │ │ │ mov r3, #0 │ │ │ │ - uxth r0, r0 │ │ │ │ - strh r3, [r2, #2]! │ │ │ │ + strh r3, [r2], #2 │ │ │ │ add r3, r0, r3 │ │ │ │ cmp r1, r2 │ │ │ │ uxth r3, r3 │ │ │ │ - bne 4809c │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - bl 24020 │ │ │ │ + bne 4964c │ │ │ │ + mov r0, sl │ │ │ │ + bl 23f58 │ │ │ │ subs fp, r0, #0 │ │ │ │ - beq 49624 │ │ │ │ + beq 4abc8 │ │ │ │ cmp r6, #0 │ │ │ │ - ble 48108 │ │ │ │ - sub r1, r6, #1 │ │ │ │ + ble 496ac │ │ │ │ + sub r6, r6, #1 │ │ │ │ movw r0, #65535 @ 0xffff │ │ │ │ - blx 1c6508 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, #2 │ │ │ │ - lsl r1, r1, r3 │ │ │ │ - sub r1, r1, #2 │ │ │ │ - add r1, fp, r1 │ │ │ │ - sub r2, fp, #2 │ │ │ │ + mov r2, fp │ │ │ │ + udiv r0, r0, r6 │ │ │ │ + add r1, fp, r1, lsl r3 │ │ │ │ mov r3, #0 │ │ │ │ - uxth r0, r0 │ │ │ │ - strh r3, [r2, #2]! │ │ │ │ + strh r3, [r2], #2 │ │ │ │ add r3, r0, r3 │ │ │ │ cmp r1, r2 │ │ │ │ uxth r3, r3 │ │ │ │ - bne 480f4 │ │ │ │ + bne 49698 │ │ │ │ mov r0, #24 │ │ │ │ - bl 24020 │ │ │ │ + bl 23f58 │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 49580 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - mov r0, sl │ │ │ │ - stmib r6, {r3, r7, r8, fp} │ │ │ │ + beq 4ab24 │ │ │ │ mov r3, #0 │ │ │ │ + ldr r0, [sp, #20] │ │ │ │ mov r2, r6 │ │ │ │ movw r1, #17925 @ 0x4605 │ │ │ │ - str r3, [r6] │ │ │ │ + stm r6, {r3, r9} │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str fp, [r6, #16] │ │ │ │ str r3, [r6, #20] │ │ │ │ - bl 21e78 <__ioctl_time64@plt> │ │ │ │ + bl 21de0 <__ioctl_time64@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - bne 4929c │ │ │ │ - ldr r7, [pc, #2364] @ 48a88 │ │ │ │ + bne 4a840 │ │ │ │ + ldr r7, [pc, #2248] @ 49fbc │ │ │ │ mov r3, #1 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r7, #188] @ 0xbc │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [r6, #12] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [r6, #16] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r6, [pc, #2316] @ 48a8c │ │ │ │ + ldr r6, [pc, #2200] @ 49fc0 │ │ │ │ ldr r3, [r5] │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r2, [r6, #544] @ 0x220 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [r6, #568] @ 0x238 │ │ │ │ str r3, [r6] │ │ │ │ str r2, [r6, #356] @ 0x164 │ │ │ │ - beq 481a8 │ │ │ │ + beq 49750 │ │ │ │ mul r3, r7, r3 │ │ │ │ cmp r2, r3, lsl #1 │ │ │ │ - bcc 490b4 │ │ │ │ - ldr r6, [pc, #2272] @ 48a90 │ │ │ │ + bcc 4a658 │ │ │ │ + ldr r6, [pc, #2156] @ 49fc4 │ │ │ │ + add r1, sp, #64 @ 0x40 │ │ │ │ + add r0, sp, #60 @ 0x3c │ │ │ │ str r7, [sp, #4] │ │ │ │ + mov r7, #0 │ │ │ │ + str r7, [sp, #60] @ 0x3c │ │ │ │ + str r7, [sp, #64] @ 0x40 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, #516] @ 0x204 │ │ │ │ - mov r7, #0 │ │ │ │ add r2, r6, #492 @ 0x1ec │ │ │ │ - add r1, sp, #64 @ 0x40 │ │ │ │ str r3, [sp] │ │ │ │ - add r0, sp, #60 @ 0x3c │ │ │ │ add r3, r6, #496 @ 0x1f0 │ │ │ │ - mov sl, #0 │ │ │ │ - mov fp, #0 │ │ │ │ - str r7, [sp, #60] @ 0x3c │ │ │ │ - str r7, [sp, #64] @ 0x40 │ │ │ │ - bl 3ef20 │ │ │ │ - ldr ip, [r6, #184] @ 0xb8 │ │ │ │ - ldr r1, [r6, #356] @ 0x164 │ │ │ │ - mov r3, #1 │ │ │ │ - mov r2, #3 │ │ │ │ + bl 3fe88 │ │ │ │ + vmov.i32 d16, #0 @ 0x00000000 │ │ │ │ mov r0, r7 │ │ │ │ - str ip, [sp] │ │ │ │ - strd sl, [sp, #8] │ │ │ │ - bl 2171c │ │ │ │ + mov r2, #3 │ │ │ │ + vstr d16, [sp, #8] │ │ │ │ + ldr r3, [r6, #184] @ 0xb8 │ │ │ │ + str r3, [sp] │ │ │ │ + mov r3, #1 │ │ │ │ + ldr r1, [r6, #356] @ 0x164 │ │ │ │ + bl 21684 │ │ │ │ cmn r0, #1 │ │ │ │ mov r3, r0 │ │ │ │ str r0, [r6, #352] @ 0x160 │ │ │ │ - beq 4901c │ │ │ │ - ldr ip, [r6, #12] │ │ │ │ + beq 4a5c0 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ + ldr ip, [r6, #12] │ │ │ │ ldr r0, [r6] │ │ │ │ - mul r2, r2, ip │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ + mul r2, r2, ip │ │ │ │ ldr lr, [r6, #20] │ │ │ │ mla r2, r1, r0, r2 │ │ │ │ ldr r1, [r6, #16] │ │ │ │ mul r1, lr, r1 │ │ │ │ ldr lr, [r6, #368] @ 0x170 │ │ │ │ mla r2, r0, r1, r2 │ │ │ │ ldr r1, [r6, #492] @ 0x1ec │ │ │ │ @@ -35557,755 +37012,756 @@ │ │ │ │ ldr ip, [r6, #364] @ 0x16c │ │ │ │ ldr r1, [r6, #496] @ 0x1f0 │ │ │ │ sub r1, r1, ip │ │ │ │ add r1, r1, r1, lsr #31 │ │ │ │ asr r1, r1, #1 │ │ │ │ mla r2, r0, r1, r2 │ │ │ │ mov r1, #7 │ │ │ │ + mov r0, #3 │ │ │ │ add r2, r3, r2 │ │ │ │ str r2, [r6, #8] │ │ │ │ - ldr r2, [pc, #2068] @ 48a94 │ │ │ │ - mov r0, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #2056] @ 48a98 │ │ │ │ - ldr r3, [r6, #8] │ │ │ │ + ldr r2, [pc, #1952] @ 49fc8 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r2, [pc, #1944] @ 49fcc │ │ │ │ mov r1, #7 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r1, [r6, #12] │ │ │ │ - ldr r0, [r6] │ │ │ │ - blx 1c6508 │ │ │ │ - ldr r2, [pc, #2024] @ 48a9c │ │ │ │ - mov r1, #6 │ │ │ │ + ldr r3, [r6, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r3, r0 │ │ │ │ + bl b155c │ │ │ │ + ldr r2, [r6] │ │ │ │ + mov r1, #6 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r3, [r6, #476] @ 0x1dc │ │ │ │ + ldr r3, [r6, #12] │ │ │ │ + sdiv r3, r2, r3 │ │ │ │ + ldr r2, [pc, #1904] @ 49fd0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r2, [sp, #24] │ │ │ │ ldr r7, [r6, #20] │ │ │ │ - orrs r3, r9, r3 │ │ │ │ - beq 4835c │ │ │ │ + ldr r3, [r6, #476] @ 0x1dc │ │ │ │ + orrs r3, r2, r3 │ │ │ │ + beq 49900 │ │ │ │ ldr r2, [r6] │ │ │ │ ldr r3, [r5] │ │ │ │ + ldr r1, [sp, #120] @ 0x78 │ │ │ │ mul r2, r2, r7 │ │ │ │ cmp r3, #0 │ │ │ │ - ldr r1, [sp, #120] @ 0x78 │ │ │ │ - ldr r3, [pc, #1968] @ 48aa0 │ │ │ │ + movw r3, #21849 @ 0x5559 │ │ │ │ + movt r3, #12889 @ 0x3259 │ │ │ │ lslne r2, r2, #1 │ │ │ │ cmp r1, r3 │ │ │ │ - beq 49144 │ │ │ │ - add r3, r3, #650117120 @ 0x26c00000 │ │ │ │ - add r3, r3, #3997696 @ 0x3d0000 │ │ │ │ - add r3, r3, #1020 @ 0x3fc │ │ │ │ + beq 4a6e8 │ │ │ │ + movw r3, #22869 @ 0x5955 │ │ │ │ + movt r3, #22870 @ 0x5956 │ │ │ │ cmp r1, r3 │ │ │ │ - bne 4912c │ │ │ │ + bne 4a6d0 │ │ │ │ cmp r2, #3 │ │ │ │ - ble 4835c │ │ │ │ - ldr r3, [pc, #1928] @ 48aa4 │ │ │ │ + ble 49900 │ │ │ │ + ldr r3, [pc, #1812] @ 49fd4 │ │ │ │ sub r2, r2, #4 │ │ │ │ + mvn ip, #127 @ 0x7f │ │ │ │ + bic r2, r2, #3 │ │ │ │ + mov r0, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #352] @ 0x160 │ │ │ │ - bic r2, r2, #3 │ │ │ │ add r1, r3, #4 │ │ │ │ add r2, r2, r1 │ │ │ │ - mvn ip, #127 @ 0x7f │ │ │ │ - mov r0, #0 │ │ │ │ - b 48340 │ │ │ │ + b 498e4 │ │ │ │ add r1, r1, #4 │ │ │ │ cmp r2, r1 │ │ │ │ strb ip, [r3] │ │ │ │ strb r0, [r3, #1] │ │ │ │ strb ip, [r3, #2] │ │ │ │ strb r0, [r3, #3] │ │ │ │ mov r3, r1 │ │ │ │ - bne 4833c │ │ │ │ - ldr r3, [pc, #1860] @ 48aa8 │ │ │ │ + bne 498e0 │ │ │ │ + ldr r3, [pc, #1744] @ 49fd8 │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #520] @ 0x208 │ │ │ │ - bl 46bac │ │ │ │ - b 47c60 │ │ │ │ - cmp r9, #0 │ │ │ │ - bne 47a8c │ │ │ │ - cmp sl, #0 │ │ │ │ - bne 48be0 │ │ │ │ - ldr sl, [sp, #20] │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r3, [pc, #1816] @ 48aac │ │ │ │ + bl 480b0 │ │ │ │ + b 49214 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 49030 │ │ │ │ + cmp r8, #0 │ │ │ │ + bne 4a18c │ │ │ │ + ldr fp, [sp, #20] │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [pc, #1696] @ 49fdc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ + str r2, [r3, #364] @ 0x16c │ │ │ │ + str r6, [r3, #368] @ 0x170 │ │ │ │ ldr r6, [r3, #464] @ 0x1d0 │ │ │ │ - str sl, [r3, #492] @ 0x1ec │ │ │ │ + str r8, [r3, #492] @ 0x1ec │ │ │ │ str fp, [r3, #496] @ 0x1f0 │ │ │ │ - str r2, [r3, #368] @ 0x170 │ │ │ │ - str r7, [r3, #364] @ 0x16c │ │ │ │ - b 47dcc │ │ │ │ + b 49394 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ - cmp r6, #0 │ │ │ │ - str sl, [r3, #492] @ 0x1ec │ │ │ │ + cmp r9, #0 │ │ │ │ + str r2, [r3, #364] @ 0x16c │ │ │ │ + str r6, [r3, #368] @ 0x170 │ │ │ │ + str r8, [r3, #492] @ 0x1ec │ │ │ │ str fp, [r3, #496] @ 0x1f0 │ │ │ │ - str r2, [r3, #368] @ 0x170 │ │ │ │ - str r7, [r3, #364] @ 0x16c │ │ │ │ - bne 47d08 │ │ │ │ - ldr r3, [pc, #1756] @ 48ab0 │ │ │ │ - ldr r6, [pc, #1756] @ 48ab4 │ │ │ │ - ldr r3, [r8, r3] │ │ │ │ + bne 492d0 │ │ │ │ + ldr r3, [pc, #1636] @ 49fe0 │ │ │ │ + ldr r6, [pc, #1636] @ 49fe4 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 40104 │ │ │ │ - ldr r3, [pc, #1740] @ 48ab8 │ │ │ │ + bl 41134 │ │ │ │ + ldr r3, [pc, #1620] @ 49fe8 │ │ │ │ str r0, [r6, #504] @ 0x1f8 │ │ │ │ - ldr r3, [r8, r3] │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 40104 │ │ │ │ - ldr r3, [pc, #1724] @ 48abc │ │ │ │ + bl 41134 │ │ │ │ + ldr r3, [pc, #1604] @ 49fec │ │ │ │ str r0, [r6, #508] @ 0x1fc │ │ │ │ - ldr r3, [r8, r3] │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 40104 │ │ │ │ - ldr fp, [r6, #504] @ 0x1f8 │ │ │ │ - cmp fp, #0 │ │ │ │ - mov r7, r0 │ │ │ │ - beq 48c74 │ │ │ │ - ldr sl, [r6, #508] @ 0x1fc │ │ │ │ + bl 41134 │ │ │ │ + ldr r9, [r6, #504] @ 0x1f8 │ │ │ │ + mov r8, r0 │ │ │ │ + cmp r9, #0 │ │ │ │ + beq 4a220 │ │ │ │ + ldr fp, [r6, #508] @ 0x1fc │ │ │ │ cmp r0, #0 │ │ │ │ - cmpne sl, #0 │ │ │ │ - beq 48c74 │ │ │ │ - ldr r2, [pc, #1676] @ 48ac0 │ │ │ │ + cmpne fp, #0 │ │ │ │ + beq 4a220 │ │ │ │ + ldr r2, [pc, #1556] @ 49ff0 │ │ │ │ + mov r1, #7 │ │ │ │ + mov r0, #3 │ │ │ │ ldr r3, [r6, #492] @ 0x1ec │ │ │ │ - str r3, [sp, #28] │ │ │ │ + ldr r5, [r6, #488] @ 0x1e8 │ │ │ │ add r2, pc, r2 │ │ │ │ + str r3, [sp, #32] │ │ │ │ ldr r3, [r6, #496] @ 0x1f0 │ │ │ │ - mov r1, #7 │ │ │ │ - mov r0, #3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - ldr r5, [r6, #488] @ 0x1e8 │ │ │ │ - bl ab6e0 │ │ │ │ + bl b155c │ │ │ │ ldr r3, [r6, #484] @ 0x1e4 │ │ │ │ cmp r3, #0 │ │ │ │ - bgt 48474 │ │ │ │ - b 49270 │ │ │ │ + bgt 49a1c │ │ │ │ + b 4a814 │ │ │ │ add r4, r4, #1 │ │ │ │ - cmp r4, r3 │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ - bge 48494 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r2, sl │ │ │ │ - mov r1, fp │ │ │ │ + cmp r4, r3 │ │ │ │ + bge 49a3c │ │ │ │ + mov r3, r8 │ │ │ │ + mov r2, fp │ │ │ │ + mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 47854 │ │ │ │ - ldr r3, [r6, #484] @ 0x1e4 │ │ │ │ + bl 48de8 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 48464 │ │ │ │ + ldr r3, [r6, #484] @ 0x1e4 │ │ │ │ + beq 49a0c │ │ │ │ cmp r4, r3 │ │ │ │ - beq 49274 │ │ │ │ + beq 4a818 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r4, r3 │ │ │ │ - beq 48c94 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ + beq 4a23c │ │ │ │ ldr r3, [r5, #4] │ │ │ │ - str r2, [sp] │ │ │ │ - ldr r2, [pc, #1544] @ 48ac4 │ │ │ │ mov r1, #7 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #1528] @ 48ac8 │ │ │ │ - mov r1, #7 │ │ │ │ + add r6, r5, #60 @ 0x3c │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr sl, [pc, #1416] @ 49ff4 │ │ │ │ + str r2, [sp] │ │ │ │ + ldr r2, [pc, #1412] @ 49ff8 │ │ │ │ + add sl, pc, sl │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r2, [pc, #1400] @ 49ffc │ │ │ │ + mov r1, #7 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #1512] @ 48acc │ │ │ │ - add r6, r5, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [r2, #484] @ 0x1e4 │ │ │ │ + bl b155c │ │ │ │ + ldr r3, [sl, #484] @ 0x1e4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, r4 │ │ │ │ - ble 49464 │ │ │ │ - ldr r3, [pc, #1488] @ 48ad0 │ │ │ │ - str r9, [sp, #36] @ 0x24 │ │ │ │ + ble 4aa08 │ │ │ │ + ldr r3, [pc, #1368] @ 4a000 │ │ │ │ + str r7, [sp, #40] @ 0x28 │ │ │ │ + ldr r7, [sp, #32] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - ldr r3, [pc, #1476] @ 48ad4 │ │ │ │ - str r8, [sp, #40] @ 0x28 │ │ │ │ + str r3, [sp, #28] │ │ │ │ + ldr r3, [pc, #1352] @ 4a004 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [sp, #28] │ │ │ │ - mov r9, r2 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - b 48578 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + b 49b18 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, r2 │ │ │ │ - bhi 485a8 │ │ │ │ + bhi 49b48 │ │ │ │ cmp r3, r1 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ - beq 49198 │ │ │ │ - bcs 48ff4 │ │ │ │ + beq 4a73c │ │ │ │ + bcs 4a598 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r3, r0 │ │ │ │ - bhi 49004 │ │ │ │ - ldr r2, [pc, #1412] @ 48ad8 │ │ │ │ + bhi 4a5a8 │ │ │ │ + ldr r2, [pc, #1300] @ 4a008 │ │ │ │ mov r1, #7 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r3, [r9, #484] @ 0x1e4 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r3, [sl, #484] @ 0x1e4 │ │ │ │ add r4, r4, #1 │ │ │ │ + add r6, r6, #60 @ 0x3c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r4, r3 │ │ │ │ - add r6, r6, #60 @ 0x3c │ │ │ │ - bge 48c8c │ │ │ │ - mov r3, r7 │ │ │ │ - mov r2, sl │ │ │ │ - mov r1, fp │ │ │ │ + bge 4a238 │ │ │ │ + mov r3, r8 │ │ │ │ + mov r2, fp │ │ │ │ + mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ - bl 47854 │ │ │ │ + bl 48de8 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 48560 │ │ │ │ + beq 49b00 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - cmp r3, r8 │ │ │ │ ldr r1, [r6, #4] │ │ │ │ - bcs 48524 │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + cmp r3, r7 │ │ │ │ + bcs 49ac4 │ │ │ │ cmp r3, r1 │ │ │ │ - bcc 485bc │ │ │ │ + bcc 49b5c │ │ │ │ ldr r1, [r6, #8] │ │ │ │ cmp r1, r2 │ │ │ │ - bls 48fc8 │ │ │ │ - str r2, [sp] │ │ │ │ + bls 4a56c │ │ │ │ mov r1, #7 │ │ │ │ - ldr r2, [sp, #24] │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ + str r2, [sp] │ │ │ │ + ldr r2, [sp, #28] │ │ │ │ + bl b155c │ │ │ │ mov r5, r6 │ │ │ │ - b 48560 │ │ │ │ - ldr r2, [pc, #1276] @ 48adc │ │ │ │ - strd r0, [sp, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ + b 49b00 │ │ │ │ + mov r1, r7 │ │ │ │ + str r3, [r2, #492] @ 0x1ec │ │ │ │ + str r7, [r2, #496] @ 0x1f0 │ │ │ │ + b 494e8 │ │ │ │ + ldr r2, [pc, #1148] @ 4a00c │ │ │ │ + str r1, [sp] │ │ │ │ mov r1, #1 │ │ │ │ + stmib sp, {r0, ip} │ │ │ │ mov r0, #3 │ │ │ │ - str ip, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ - b 47c5c │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 49210 │ │ │ │ mov r2, #1 │ │ │ │ movw r1, #19258 @ 0x4b3a │ │ │ │ - bl 21e78 <__ioctl_time64@plt> │ │ │ │ + bl 21de0 <__ioctl_time64@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - bge 47e34 │ │ │ │ - bl 23b70 <__errno_location@plt> │ │ │ │ + bge 49400 │ │ │ │ + bl 23aa8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ - bl 23a8c │ │ │ │ - ldr r2, [pc, #1216] @ 48ae0 │ │ │ │ - mov r1, #6 │ │ │ │ - add r2, pc, r2 │ │ │ │ + bl 239c4 │ │ │ │ + ldr r2, [pc, #1088] @ 4a010 │ │ │ │ mov r3, r0 │ │ │ │ + mov r1, #6 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 21cec │ │ │ │ + bl 21c54 │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - b 47e34 │ │ │ │ - ldr r2, [pc, #1176] @ 48ae4 │ │ │ │ + b 49400 │ │ │ │ + ldr r2, [pc, #1048] @ 4a014 │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ mvn r4, #0 │ │ │ │ - b 47c60 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 21f74 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 49214 │ │ │ │ + mov r0, fp │ │ │ │ + bl 21edc │ │ │ │ cmp r0, #0 │ │ │ │ - str r0, [sl, r9] │ │ │ │ - beq 49558 │ │ │ │ - ldr r5, [pc, #1132] @ 48ae8 │ │ │ │ - ldr r9, [pc, #1132] @ 48aec │ │ │ │ - ldr sl, [pc, #1132] @ 48af0 │ │ │ │ + str r0, [r9, r8] │ │ │ │ + beq 4aafc │ │ │ │ + ldr r5, [pc, #1004] @ 4a018 │ │ │ │ + ldr r8, [pc, #1004] @ 4a01c │ │ │ │ + ldr r9, [pc, #1004] @ 4a020 │ │ │ │ add r5, pc, r5 │ │ │ │ + add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ - add sl, pc, sl │ │ │ │ - b 48758 │ │ │ │ - cmp fp, #0 │ │ │ │ - beq 48fdc │ │ │ │ + b 49d08 │ │ │ │ + cmp sl, #0 │ │ │ │ + beq 4a580 │ │ │ │ mov r0, #5 │ │ │ │ - bl 46eec │ │ │ │ + bl 48410 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 488c0 │ │ │ │ + blt 49e70 │ │ │ │ add r4, sp, #64 @ 0x40 │ │ │ │ - mov r2, r8 │ │ │ │ ldr r0, [r5, #388] @ 0x184 │ │ │ │ + mov r2, fp │ │ │ │ mov r1, r4 │ │ │ │ - bl 23a68 │ │ │ │ + bl 239a0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ - str r0, [r6, #4] │ │ │ │ + str r0, [r7, #4] │ │ │ │ ldrb r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ - bne 488c0 │ │ │ │ + bne 49e70 │ │ │ │ ldr r0, [r5, #392] @ 0x188 │ │ │ │ mov r1, r4 │ │ │ │ - bl 23a68 │ │ │ │ + bl 239a0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ - str r0, [r6, #8] │ │ │ │ + str r0, [r7, #8] │ │ │ │ ldrb r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ - bne 488c0 │ │ │ │ + bne 49e70 │ │ │ │ ldr r0, [r5, #396] @ 0x18c │ │ │ │ mov r1, r4 │ │ │ │ - bl 23a68 │ │ │ │ + bl 239a0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ - str r0, [r6, #12] │ │ │ │ + str r0, [r7, #12] │ │ │ │ ldrb r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ - bne 488c0 │ │ │ │ + bne 49e70 │ │ │ │ ldr r0, [r5, #400] @ 0x190 │ │ │ │ mov r1, r4 │ │ │ │ - bl 23a68 │ │ │ │ + bl 239a0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ - str r0, [r6, #16] │ │ │ │ + str r0, [r7, #16] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 488c0 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ + bne 49e70 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ mov r1, r4 │ │ │ │ - ldr r0, [r3, #404] @ 0x194 │ │ │ │ mov r2, #0 │ │ │ │ - bl 23a68 │ │ │ │ + ldr r0, [r3, #404] @ 0x194 │ │ │ │ + bl 239a0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ - str r0, [r6, #20] │ │ │ │ + str r0, [r7, #20] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 488c0 │ │ │ │ - mov fp, #1 │ │ │ │ + bne 49e70 │ │ │ │ + mov sl, #1 │ │ │ │ mov r0, #1 │ │ │ │ - bl 46eec │ │ │ │ + bl 48410 │ │ │ │ cmn r0, #1 │ │ │ │ - beq 48f4c │ │ │ │ + beq 4a4f4 │ │ │ │ cmn r0, #2 │ │ │ │ - beq 4875c │ │ │ │ + beq 49d0c │ │ │ │ ldr r4, [r5, #388] @ 0x184 │ │ │ │ - mov r1, r9 │ │ │ │ + mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - beq 48fa4 │ │ │ │ - mov r1, sl │ │ │ │ + beq 4a548 │ │ │ │ + mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 251c0 │ │ │ │ - subs r8, r0, #0 │ │ │ │ - beq 48690 │ │ │ │ - ldr r1, [sp, #24] │ │ │ │ + bl 250ec │ │ │ │ + subs fp, r0, #0 │ │ │ │ + beq 49c40 │ │ │ │ + ldr r1, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ - bl 251c0 │ │ │ │ - subs r8, r0, #0 │ │ │ │ - bne 488d8 │ │ │ │ - cmp fp, #0 │ │ │ │ - beq 48fdc │ │ │ │ + bl 250ec │ │ │ │ + subs fp, r0, #0 │ │ │ │ + bne 49e88 │ │ │ │ + cmp sl, #0 │ │ │ │ + beq 4a580 │ │ │ │ mov r0, #7 │ │ │ │ - bl 46eec │ │ │ │ + bl 48410 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 488c0 │ │ │ │ + blt 49e70 │ │ │ │ add r4, sp, #64 @ 0x40 │ │ │ │ - mov r2, r8 │ │ │ │ ldr r0, [r5, #388] @ 0x184 │ │ │ │ + mov r2, fp │ │ │ │ mov r1, r4 │ │ │ │ - bl 23a68 │ │ │ │ + bl 239a0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ - str r0, [r6, #24] │ │ │ │ + str r0, [r7, #24] │ │ │ │ ldrb r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ - bne 488c0 │ │ │ │ + bne 49e70 │ │ │ │ ldr r0, [r5, #392] @ 0x188 │ │ │ │ mov r1, r4 │ │ │ │ - bl 23a68 │ │ │ │ + bl 239a0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ - str r0, [r6, #28] │ │ │ │ + str r0, [r7, #28] │ │ │ │ ldrb r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ - bne 488c0 │ │ │ │ + bne 49e70 │ │ │ │ ldr r0, [r5, #396] @ 0x18c │ │ │ │ mov r1, r4 │ │ │ │ - bl 23a68 │ │ │ │ + bl 239a0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ - str r0, [r6, #32] │ │ │ │ + str r0, [r7, #32] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 488c0 │ │ │ │ - ldr r8, [pc, #696] @ 48af4 │ │ │ │ + bne 49e70 │ │ │ │ + ldr sl, [pc, #568] @ 4a024 │ │ │ │ mov r2, #0 │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r8, #400] @ 0x190 │ │ │ │ mov r1, r4 │ │ │ │ - bl 23a68 │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r0, [sl, #400] @ 0x190 │ │ │ │ + bl 239a0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ - str r0, [r6, #36] @ 0x24 │ │ │ │ + str r0, [r7, #36] @ 0x24 │ │ │ │ ldrb r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ - bne 488c0 │ │ │ │ - ldr r0, [r8, #404] @ 0x194 │ │ │ │ + bne 49e70 │ │ │ │ + ldr r0, [sl, #404] @ 0x194 │ │ │ │ mov r1, r4 │ │ │ │ - bl 23a68 │ │ │ │ + bl 239a0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ - str r0, [r6, #40] @ 0x28 │ │ │ │ + str r0, [r7, #40] @ 0x28 │ │ │ │ ldrb r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ - bne 488c0 │ │ │ │ - ldr r0, [r8, #408] @ 0x198 │ │ │ │ + bne 49e70 │ │ │ │ + ldr r0, [sl, #408] @ 0x198 │ │ │ │ mov r1, r4 │ │ │ │ - bl 23a68 │ │ │ │ + bl 239a0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ - str r0, [r6, #44] @ 0x2c │ │ │ │ + str r0, [r7, #44] @ 0x2c │ │ │ │ ldrb r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ - bne 488c0 │ │ │ │ - ldr r0, [r8, #412] @ 0x19c │ │ │ │ + bne 49e70 │ │ │ │ + ldr r0, [sl, #412] @ 0x19c │ │ │ │ mov r1, r4 │ │ │ │ - bl 23a68 │ │ │ │ + bl 239a0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ - str r0, [r6, #48] @ 0x30 │ │ │ │ + str r0, [r7, #48] @ 0x30 │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 48758 │ │ │ │ - ldr r2, [pc, #560] @ 48af8 │ │ │ │ + beq 49d08 │ │ │ │ + ldr r2, [pc, #432] @ 4a028 │ │ │ │ mov r1, #6 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 47c08 │ │ │ │ - ldr r1, [pc, #540] @ 48afc │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 491bc │ │ │ │ + ldr r1, [pc, #412] @ 4a02c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - bne 48988 │ │ │ │ - cmp fp, #0 │ │ │ │ - beq 48fdc │ │ │ │ - mov fp, r0 │ │ │ │ - b 4875c │ │ │ │ - ldr r2, [pc, #504] @ 48b00 │ │ │ │ + bne 4a110 │ │ │ │ + cmp sl, #0 │ │ │ │ + beq 4a580 │ │ │ │ + mov sl, r0 │ │ │ │ + b 49d0c │ │ │ │ + ldr r2, [pc, #376] @ 4a030 │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 47c5c │ │ │ │ - bl 23b70 <__errno_location@plt> │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 49210 │ │ │ │ + bl 23aa8 <__errno_location@plt> │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ - bl 23a8c │ │ │ │ - ldr r2, [pc, #468] @ 48b04 │ │ │ │ - mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ + bl 239c4 │ │ │ │ + ldr r2, [pc, #340] @ 4a034 │ │ │ │ mov r3, r0 │ │ │ │ + mov r1, #1 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r3, [pc, #448] @ 48b08 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r3, [pc, #320] @ 4a038 │ │ │ │ ldr r0, [pc, r3] │ │ │ │ cmp r0, #0 │ │ │ │ - blt 47c5c │ │ │ │ + blt 49210 │ │ │ │ mov r2, #0 │ │ │ │ movw r1, #19258 @ 0x4b3a │ │ │ │ - bl 21e78 <__ioctl_time64@plt> │ │ │ │ + bl 21de0 <__ioctl_time64@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - bge 47c5c │ │ │ │ + bge 49210 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 23a8c │ │ │ │ - ldr r2, [pc, #408] @ 48b0c │ │ │ │ - mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ + bl 239c4 │ │ │ │ + ldr r2, [pc, #280] @ 4a03c │ │ │ │ mov r3, r0 │ │ │ │ + mov r1, #1 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 47c5c │ │ │ │ - ldr r1, [pc, #384] @ 48b10 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 49210 │ │ │ │ + eorseq r5, r1, r8, lsl #6 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + ldrshteq r5, [r1], -r8 │ │ │ │ + eorseq r7, r1, ip, lsl #15 │ │ │ │ + eorseq r0, r2, r8, asr #19 │ │ │ │ + mlaseq r2, r0, r9, r0 │ │ │ │ + andseq r8, r9, r4, lsr #4 │ │ │ │ + andseq r5, ip, r0, ror #29 │ │ │ │ + eorseq r0, r2, r4, lsl r9 │ │ │ │ + andseq r3, sl, r0, lsl #11 │ │ │ │ + mulseq r9, r8, r2 │ │ │ │ + ldrsbteq r0, [r2], -r4 │ │ │ │ + andseq r8, r9, r8, ror r1 │ │ │ │ + ldrshteq r0, [r2], -r8 │ │ │ │ + andseq r8, r9, ip, lsl #4 │ │ │ │ + eorseq r0, r2, r0, ror #15 │ │ │ │ + ldrhteq r5, [r1], -r4 │ │ │ │ + eorseq r0, r2, r8, asr r7 │ │ │ │ + andseq r8, r9, r4, asr r1 │ │ │ │ + eorseq r0, r2, ip, lsl r7 │ │ │ │ + ldrshteq r0, [r2], -r0 │ │ │ │ + eorseq r0, r2, r8, lsr #13 │ │ │ │ + eorseq r0, r2, r8, lsr #12 │ │ │ │ + andeq r1, r0, r8, lsr #22 │ │ │ │ + eorseq r7, r1, r8, lsl #7 │ │ │ │ + ldrhteq r0, [r2], -ip │ │ │ │ + eorseq r0, r2, r8, lsl #11 │ │ │ │ + eorseq r0, r2, r0, asr #10 │ │ │ │ + andseq r8, r9, r0, lsl #2 │ │ │ │ + eorseq r0, r2, ip, lsl #10 │ │ │ │ + ldrsbteq r0, [r2], -r8 │ │ │ │ + ldrsbeq r8, [r9], -r4 │ │ │ │ + eorseq r7, r1, ip, lsl #4 │ │ │ │ + eorseq r0, r2, ip, asr #5 │ │ │ │ + mlaseq r2, ip, r2, r0 │ │ │ │ + eorseq r0, r2, r8, asr r2 │ │ │ │ + andseq r7, r9, ip, ror #30 │ │ │ │ + andseq r7, r9, r8, ror #30 │ │ │ │ + andseq r7, r9, r8, asr pc │ │ │ │ + ldrshteq r0, [r2], -r8 │ │ │ │ + ldrhteq r0, [r2], -ip │ │ │ │ + eorseq r0, r2, r8, lsl #1 │ │ │ │ + andeq r1, r0, r8, asr #13 │ │ │ │ + eorseq r0, r2, r4, asr #32 │ │ │ │ + andeq r1, r0, r0, lsr #12 │ │ │ │ + andeq r1, r0, r4, asr r7 │ │ │ │ + andseq r7, r9, r4, lsl #21 │ │ │ │ + eorseq pc, r1, r4, asr pc @ │ │ │ │ + andseq r7, r9, ip, lsl sl │ │ │ │ + andseq r7, r9, r4, lsr #20 │ │ │ │ + andseq r7, r9, ip, lsl sl │ │ │ │ + andseq r7, r9, ip, lsr #20 │ │ │ │ + andseq r7, r9, ip, lsr #20 │ │ │ │ + andseq r7, r9, ip, lsr #20 │ │ │ │ + mulseq r9, r0, r9 │ │ │ │ + andseq r7, r9, r8, lsl r6 │ │ │ │ + mlaseq r1, r4, sp, pc @ │ │ │ │ + andseq r2, sl, r4, lsl #20 │ │ │ │ + andseq r2, r9, ip, lsr r8 │ │ │ │ + ldrsbteq pc, [r1], -r4 @ │ │ │ │ + andseq r7, r9, r8, asr r5 │ │ │ │ + @ instruction: 0x001974f0 │ │ │ │ + mulseq r9, ip, r3 │ │ │ │ + andseq r7, r9, r0, lsr #13 │ │ │ │ + eorseq r6, r1, r4, lsl #17 │ │ │ │ + @ instruction: 0x001971b0 │ │ │ │ + andseq r7, r9, r0, ror r2 │ │ │ │ + andseq r7, r9, r0, ror #4 │ │ │ │ + eorseq pc, r1, r4, ror #16 │ │ │ │ + andseq r5, sl, r4, ror #28 │ │ │ │ + ldrshteq pc, [r1], -ip @ │ │ │ │ + andseq r7, r9, r4, asr #4 │ │ │ │ + andseq r7, r9, ip, lsr r5 │ │ │ │ + andseq r7, r9, r8, ror #7 │ │ │ │ + andseq r7, r9, r8, lsl #4 │ │ │ │ + eorseq pc, r1, r0, lsl #15 │ │ │ │ + mulseq r9, r4, r2 │ │ │ │ + eorseq pc, r1, r8, ror #13 │ │ │ │ + andseq r2, sp, r1, asr #17 │ │ │ │ + eorseq pc, r1, r8, ror #12 │ │ │ │ + eorseq pc, r1, r8, asr r6 @ │ │ │ │ + eorseq pc, r1, ip, lsr #12 │ │ │ │ + eorseq pc, r1, r4, lsl r6 @ │ │ │ │ + eorseq pc, r1, r0, asr #11 │ │ │ │ + mlaseq r1, r4, r5, pc @ │ │ │ │ + eorseq pc, r1, ip, ror #10 │ │ │ │ + andseq pc, r8, r8, lsl #19 │ │ │ │ + eorseq pc, r1, r4, lsl r5 @ │ │ │ │ + andseq r5, sl, r4, lsl fp │ │ │ │ + andseq r7, r9, r0, lsr r1 │ │ │ │ + andseq r6, r9, r4, asr #27 │ │ │ │ + @ instruction: 0x00196eb4 │ │ │ │ + @ instruction: 0x00196dd8 │ │ │ │ + andseq r6, r9, r0, lsr pc │ │ │ │ + mulseq r9, r4, r1 │ │ │ │ + andseq r6, r9, r4, lsr #27 │ │ │ │ + mlaseq r1, r8, r3, pc @ │ │ │ │ + mulseq sl, r8, r9 │ │ │ │ + andseq r7, r9, r0, ror #1 │ │ │ │ + andseq r6, r9, r0, lsl sp │ │ │ │ + andseq r6, r9, ip, lsl #31 │ │ │ │ + eorseq pc, r1, ip, ror #5 │ │ │ │ + eorseq pc, r1, r0, asr #5 │ │ │ │ + andseq r6, r9, r4, lsr #27 │ │ │ │ + andseq r6, r9, r0, ror #22 │ │ │ │ + andseq r6, r9, r8, lsl ip │ │ │ │ + eorseq pc, r1, r4, lsl #4 │ │ │ │ + andseq r6, r9, r8, ror #23 │ │ │ │ + andseq r6, r9, r4, lsr #23 │ │ │ │ + eorseq pc, r1, r4, lsr #3 │ │ │ │ + @ instruction: 0x00196cfc │ │ │ │ + @ instruction: 0x00196eb4 │ │ │ │ + andseq r6, r9, r8, lsl #22 │ │ │ │ + andseq r6, r9, r8, lsl #22 │ │ │ │ + ldrsbteq pc, [r1], -ip @ │ │ │ │ + andseq r6, r9, r0, asr #21 │ │ │ │ + andseq r6, r9, r8, lsr #21 │ │ │ │ + cmnpl r8, #-1526726656 @ 0xa5000000 │ │ │ │ + ldr r1, [pc, #-216] @ 4a040 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - beq 48bec │ │ │ │ - ldr r1, [pc, #364] @ 48b14 │ │ │ │ + beq 4a198 │ │ │ │ + ldr r1, [pc, #-236] @ 4a044 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - bne 48ed0 │ │ │ │ - cmp fp, #0 │ │ │ │ - beq 48fdc │ │ │ │ + bne 4a478 │ │ │ │ + cmp sl, #0 │ │ │ │ + beq 4a580 │ │ │ │ mov r0, #1 │ │ │ │ - bl 46eec │ │ │ │ + bl 48410 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 488c0 │ │ │ │ - ldr r3, [pc, #320] @ 48b18 │ │ │ │ - ldr r1, [pc, #320] @ 48b1c │ │ │ │ + blt 49e70 │ │ │ │ + ldr r3, [pc, #-280] @ 4a048 │ │ │ │ + ldr r1, [pc, #-280] @ 4a04c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3, #388] @ 0x184 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - bne 490dc │ │ │ │ - ldr r3, [r6, #52] @ 0x34 │ │ │ │ + bne 4a680 │ │ │ │ + ldr r3, [r7, #52] @ 0x34 │ │ │ │ bic r3, r3, #1 │ │ │ │ - str r3, [r6, #52] @ 0x34 │ │ │ │ - b 48758 │ │ │ │ - eoreq r6, pc, r0, lsr #17 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq r8, pc, r4, lsr sp @ │ │ │ │ - eoreq r6, pc, r0, ror #16 │ │ │ │ - eorseq r1, r0, r0, ror pc │ │ │ │ - eorseq r1, r0, r4, lsr pc │ │ │ │ - andseq r7, r8, r0, lsl #11 │ │ │ │ - andseq r5, fp, r4, lsr r2 │ │ │ │ - ldrhteq r1, [r0], -r8 │ │ │ │ - @ instruction: 0x001928d4 │ │ │ │ - @ instruction: 0x001875fc │ │ │ │ - eorseq r1, r0, r8, lsl #29 │ │ │ │ - andseq r7, r8, r4, ror #9 │ │ │ │ - ldrhteq r1, [r0], -r4 │ │ │ │ - andseq r7, r8, r8, ror r5 │ │ │ │ - mlaseq r0, r4, sp, r1 │ │ │ │ - eoreq r6, pc, r8, asr r6 @ │ │ │ │ - eorseq r1, r0, ip, lsr #26 │ │ │ │ - @ instruction: 0x001874d8 │ │ │ │ - eorseq r1, r0, r4, ror #25 │ │ │ │ - ldrhteq r1, [r0], -r8 │ │ │ │ - eorseq r1, r0, r4, ror ip │ │ │ │ - ldrshteq r1, [r0], -r0 │ │ │ │ - andeq r1, r0, ip, lsr fp │ │ │ │ - eoreq r8, pc, r4, asr r9 @ │ │ │ │ - eorseq r1, r0, r8, lsl #23 │ │ │ │ - eorseq r1, r0, r8, asr fp │ │ │ │ - eorseq r1, r0, r0, lsl fp │ │ │ │ - andseq r7, r8, r8, lsl #9 │ │ │ │ - ldrsbteq r1, [r0], -r8 │ │ │ │ - eorseq r1, r0, r8, asr #21 │ │ │ │ - andseq r7, r8, r4, asr r4 │ │ │ │ - eoreq r8, pc, r0, ror #15 │ │ │ │ - eorseq r1, r0, r4, ror r8 │ │ │ │ - eorseq r1, r0, r4, asr #16 │ │ │ │ - eorseq r1, r0, r4, lsl r8 │ │ │ │ - andseq r7, r8, r0, asr #5 │ │ │ │ - andseq r7, r8, r4, asr #5 │ │ │ │ - @ instruction: 0x001872b0 │ │ │ │ - subscc r5, r9, #373293056 @ 0x16400000 │ │ │ │ - eorseq r1, r0, r8, lsr #13 │ │ │ │ - eorseq r1, r0, r0, ror #12 │ │ │ │ - eorseq r1, r0, r0, lsr r6 │ │ │ │ - ldrdeq r1, [r0], -ip │ │ │ │ - eorseq r1, r0, ip, ror #11 │ │ │ │ - andeq r1, r0, r4, lsr r6 │ │ │ │ - andeq r1, r0, r8, ror #14 │ │ │ │ - andseq r6, r8, r4, ror #27 │ │ │ │ - andseq r6, r8, r4, lsl #27 │ │ │ │ - andseq r6, r8, ip, lsl #27 │ │ │ │ - eorseq r1, r0, r0, ror #9 │ │ │ │ - andseq r6, r8, r8, ror sp │ │ │ │ - andseq r6, r8, r4, lsl #27 │ │ │ │ - andseq r6, r8, r0, lsl #27 │ │ │ │ - mulseq r8, r8, sp │ │ │ │ - @ instruction: 0x00186cf8 │ │ │ │ - andseq r6, r8, r0, lsl #19 │ │ │ │ - eorseq r1, r0, r4, asr #6 │ │ │ │ - andseq r1, r9, r4, ror #26 │ │ │ │ - mulseq r8, ip, fp │ │ │ │ - eorseq r1, r0, r8, lsl #3 │ │ │ │ - @ instruction: 0x001868bc │ │ │ │ - andseq r6, r8, r0, asr r8 │ │ │ │ - andseq r6, r8, r0, lsl #14 │ │ │ │ - andseq r6, r8, r8, lsl #20 │ │ │ │ - eoreq r7, pc, r4, lsr lr @ │ │ │ │ - andseq r6, r8, r8, lsl r5 │ │ │ │ - andseq r6, r8, r8, lsr #15 │ │ │ │ - mulseq r8, r8, r7 │ │ │ │ - eorseq r0, r0, ip, ror #31 │ │ │ │ - mulseq r9, ip, r3 │ │ │ │ - ldrhteq r0, [r0], -r4 │ │ │ │ - andseq r6, r8, r8, lsr #11 │ │ │ │ - mulseq r8, ip, r8 │ │ │ │ - andseq r6, r8, ip, asr #14 │ │ │ │ - andseq r6, r8, r8, ror #10 │ │ │ │ - eorseq r0, r0, r8, lsr #26 │ │ │ │ - andseq r6, r8, r8, ror #11 │ │ │ │ - mlaseq r0, r4, ip, r0 │ │ │ │ - andseq r1, ip, sp, lsl ip │ │ │ │ - eorseq r0, r0, r4, lsl ip │ │ │ │ - eorseq r0, r0, r0, lsl #24 │ │ │ │ - ldrsbteq r0, [r0], -r4 │ │ │ │ - ldrhteq r0, [r0], -ip │ │ │ │ - eorseq r0, r0, r8, ror #22 │ │ │ │ - eorseq r0, r0, ip, lsr fp │ │ │ │ - eorseq r0, r0, r4, lsl fp │ │ │ │ - andseq lr, r7, r0, ror #25 │ │ │ │ - ldrhteq r0, [r0], -ip │ │ │ │ - andseq r4, r9, ip, ror #28 │ │ │ │ - andseq r6, r8, ip, lsl #9 │ │ │ │ - andseq r6, r8, ip, lsl r1 │ │ │ │ - andseq r6, r8, ip, lsl #4 │ │ │ │ - andseq r6, r8, r0, lsr r1 │ │ │ │ - andseq r6, r8, r8, lsl #5 │ │ │ │ - @ instruction: 0x001864f8 │ │ │ │ - ldrsheq r6, [r8], -r8 │ │ │ │ - eorseq r0, r0, ip, lsr r9 │ │ │ │ - andseq r4, r9, ip, ror #25 │ │ │ │ - andseq r6, r8, r8, lsr r4 │ │ │ │ - andseq r6, r8, r4, rrx │ │ │ │ - andseq r6, r8, r8, ror #5 │ │ │ │ - mlaseq r0, r0, r8, r0 │ │ │ │ - eorseq r0, r0, r0, ror r8 │ │ │ │ - ldrsheq r6, [r8], -ip │ │ │ │ - @ instruction: 0x00185eb8 │ │ │ │ - andseq r5, r8, ip, ror #30 │ │ │ │ - eorseq r0, r0, r8, lsr #15 │ │ │ │ - andseq r5, r8, ip, lsr pc │ │ │ │ - @ instruction: 0x00185ef8 │ │ │ │ - eorseq r0, r0, r8, asr #14 │ │ │ │ - andseq r6, r8, r4, asr r0 │ │ │ │ - andseq r6, r8, r0, lsl r2 │ │ │ │ - andseq r5, r8, ip, asr lr │ │ │ │ - andseq r5, r8, ip, asr lr │ │ │ │ - eorseq r0, r0, r0, lsl #13 │ │ │ │ - andseq r5, r8, r4, lsl lr │ │ │ │ - @ instruction: 0x00185dfc │ │ │ │ - cmnpl r8, #-1526726656 @ 0xa5000000 │ │ │ │ + str r3, [r7, #52] @ 0x34 │ │ │ │ + b 49d08 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 48384 │ │ │ │ - b 4838c │ │ │ │ - cmp fp, #0 │ │ │ │ - beq 48fdc │ │ │ │ + beq 4992c │ │ │ │ + b 49934 │ │ │ │ + cmp sl, #0 │ │ │ │ + beq 4a580 │ │ │ │ mov r0, #1 │ │ │ │ - bl 46eec │ │ │ │ + bl 48410 │ │ │ │ cmp r0, #0 │ │ │ │ - bge 48758 │ │ │ │ - b 488c0 │ │ │ │ - ldr r3, [pc, #-240] @ 48b20 │ │ │ │ - ldr r2, [pc, #-240] @ 48b24 │ │ │ │ - add r3, pc, r3 │ │ │ │ + bge 49d08 │ │ │ │ + b 49e70 │ │ │ │ + ldr r3, [pc, #-364] @ 4a050 │ │ │ │ mov ip, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, #3 │ │ │ │ + ldr r2, [pc, #-376] @ 4a054 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ str ip, [r3, #500] @ 0x1f4 │ │ │ │ - bl ab6e0 │ │ │ │ - b 47c5c │ │ │ │ - ldr r2, [pc, #-272] @ 48b28 │ │ │ │ + bl b155c │ │ │ │ + b 49210 │ │ │ │ + ldr r2, [pc, #-396] @ 4a058 │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ ldr r7, [r6, #20] │ │ │ │ - b 48178 │ │ │ │ - bl 23b70 <__errno_location@plt> │ │ │ │ + b 49720 │ │ │ │ + bl 23aa8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ - bl 23a8c │ │ │ │ - ldr r2, [pc, #-308] @ 48b2c │ │ │ │ - mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ + bl 239c4 │ │ │ │ + ldr r2, [pc, #-432] @ 4a05c │ │ │ │ mov r3, r0 │ │ │ │ - mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 47c5c │ │ │ │ - ldr r2, [pc, #-332] @ 48b30 │ │ │ │ mov r1, #1 │ │ │ │ + mov r0, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 49210 │ │ │ │ + ldr r2, [pc, #-456] @ 4a060 │ │ │ │ + mov r1, #1 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 47c5c │ │ │ │ - ldr r9, [sp, #36] @ 0x24 │ │ │ │ - ldr r8, [sp, #40] @ 0x28 │ │ │ │ - ldr r3, [pc, #-360] @ 48b34 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 49210 │ │ │ │ + ldr r7, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ + ldr r3, [pc, #-484] @ 4a064 │ │ │ │ add r3, pc, r3 │ │ │ │ str r5, [r3, #500] @ 0x1f4 │ │ │ │ - beq 49284 │ │ │ │ - vldr s15, [r5, #24] │ │ │ │ - vldr s13, [pc, #-216] @ 48bdc │ │ │ │ + beq 4a828 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ - vcvt.f32.u32 s15, s15 │ │ │ │ + vldr s13, [pc, #-336] @ 4a10c │ │ │ │ ldr r2, [r5, #28] │ │ │ │ + vldr s15, [r5, #24] │ │ │ │ ldr r0, [r5, #32] │ │ │ │ add r2, r3, r2 │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + vcvt.f32.u32 s15, s15 │ │ │ │ add r2, r2, r0 │ │ │ │ - vdiv.f32 s14, s13, s15 │ │ │ │ ldr r0, [r5, #44] @ 0x2c │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ add r2, r2, r0 │ │ │ │ + vdiv.f32 s14, s13, s15 │ │ │ │ + ldr r0, [r5, #40] @ 0x28 │ │ │ │ vmov s15, r2 │ │ │ │ ldr r2, [r5, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ add r2, r1, r2 │ │ │ │ add r2, r2, r0 │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ str r1, [sp] │ │ │ │ - add r2, r2, r0 │ │ │ │ mov r1, #6 │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + add r2, r2, r0 │ │ │ │ mov r0, #3 │ │ │ │ vdiv.f32 s13, s14, s15 │ │ │ │ vmov s15, r2 │ │ │ │ - ldr r2, [pc, #-476] @ 48b38 │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ + ldr r2, [pc, #-596] @ 4a068 │ │ │ │ add r2, pc, r2 │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ vdiv.f32 s14, s13, s15 │ │ │ │ vcvt.f64.f32 d7, s14 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #-500] @ 48b3c │ │ │ │ - ldr ip, [pc, #-500] @ 48b40 │ │ │ │ + bl b155c │ │ │ │ + ldr r2, [pc, #-620] @ 4a06c │ │ │ │ + mov r1, #0 │ │ │ │ + ldr ip, [pc, #-624] @ 4a070 │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [r2, #500] @ 0x1f4 │ │ │ │ + ldr r6, [r2, #464] @ 0x1d0 │ │ │ │ add ip, pc, ip │ │ │ │ - ldr r0, [r3, #20] │ │ │ │ + ldr r3, [r2, #500] @ 0x1f4 │ │ │ │ ldr lr, [r3, #4] │ │ │ │ - add r1, r0, #1 │ │ │ │ + ldr r0, [r3, #20] │ │ │ │ str lr, [r2, #24] │ │ │ │ ldr lr, [r3, #8] │ │ │ │ - bic r1, r1, #1 │ │ │ │ str lr, [r2, #28] │ │ │ │ ldr lr, [r3, #12] │ │ │ │ str lr, [r2, #32] │ │ │ │ - sub r0, r0, #12 │ │ │ │ ldr lr, [r3, #16] │ │ │ │ - str r1, [r2, #48] @ 0x30 │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r6, [r2, #464] @ 0x1d0 │ │ │ │ - str lr, [r2, #36] @ 0x24 │ │ │ │ - str r1, [r2, #100] @ 0x64 │ │ │ │ - str r1, [r2, #88] @ 0x58 │ │ │ │ - str r1, [r2, #76] @ 0x4c │ │ │ │ str r1, [r2, #64] @ 0x40 │ │ │ │ - str r1, [r2, #96] @ 0x60 │ │ │ │ - str r1, [r2, #92] @ 0x5c │ │ │ │ + str r1, [r2, #76] @ 0x4c │ │ │ │ str r1, [r2, #80] @ 0x50 │ │ │ │ - cmp r0, #20 │ │ │ │ - bhi 48de0 │ │ │ │ - ldrb r0, [ip, r0] │ │ │ │ - add pc, pc, r0, lsl #2 │ │ │ │ + str r1, [r2, #88] @ 0x58 │ │ │ │ + str r1, [r2, #92] @ 0x5c │ │ │ │ + str r1, [r2, #96] @ 0x60 │ │ │ │ + str r1, [r2, #100] @ 0x64 │ │ │ │ + add r1, r0, #1 │ │ │ │ + bic r1, r1, #1 │ │ │ │ + str lr, [r2, #36] @ 0x24 │ │ │ │ + str r1, [r2, #48] @ 0x30 │ │ │ │ + sub r2, r0, #12 │ │ │ │ + cmp r2, #20 │ │ │ │ + bhi 4a388 │ │ │ │ + ldrb r2, [ip, r2] │ │ │ │ + add pc, pc, r2, lsl #2 │ │ │ │ nop {0} │ │ │ │ - ldr r2, [pc, #-620] @ 48b44 │ │ │ │ + ldr r2, [pc, #-740] @ 4a074 │ │ │ │ mov sl, #24 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov fp, #8 │ │ │ │ + add r2, pc, r2 │ │ │ │ strd sl, [r2, #92] @ 0x5c │ │ │ │ - ldr r2, [pc, #-636] @ 48b48 │ │ │ │ + ldr r2, [pc, #-756] @ 4a078 │ │ │ │ mov r1, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r2, #60] @ 0x3c │ │ │ │ str r1, [r2, #68] @ 0x44 │ │ │ │ str r1, [r2, #72] @ 0x48 │ │ │ │ str r1, [r2, #84] @ 0x54 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r2, #56] @ 0x38 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 48e00 │ │ │ │ - ldr r2, [pc, #-676] @ 48b4c │ │ │ │ - mov r1, #0 │ │ │ │ + beq 4a3a8 │ │ │ │ + ldr r2, [pc, #-796] @ 4a07c │ │ │ │ + mov r0, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [r2, #56] @ 0x38 │ │ │ │ - str r0, [r2, #80] @ 0x50 │ │ │ │ - str r1, [r2, #56] @ 0x38 │ │ │ │ - ldr r2, [pc, #-696] @ 48b50 │ │ │ │ + ldr r1, [r2, #56] @ 0x38 │ │ │ │ + str r0, [r2, #56] @ 0x38 │ │ │ │ + str r1, [r2, #80] @ 0x50 │ │ │ │ + ldr r2, [pc, #-816] @ 4a080 │ │ │ │ ldr r1, [r3, #24] │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r2, #124] @ 0x7c │ │ │ │ ldr r1, [r3, #28] │ │ │ │ str r1, [r2, #128] @ 0x80 │ │ │ │ ldr r1, [r3, #32] │ │ │ │ str r1, [r2, #132] @ 0x84 │ │ │ │ @@ -36317,5045 +37773,5301 @@ │ │ │ │ str r1, [r2, #144] @ 0x90 │ │ │ │ ldr r1, [r3, #48] @ 0x30 │ │ │ │ str r1, [r2, #148] @ 0x94 │ │ │ │ ldr r1, [r3, #52] @ 0x34 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ str r1, [r2, #152] @ 0x98 │ │ │ │ str r3, [r2, #156] @ 0x9c │ │ │ │ - b 47dcc │ │ │ │ - ldr r2, [pc, #-776] @ 48b54 │ │ │ │ + b 49394 │ │ │ │ + ldr r2, [pc, #-896] @ 4a084 │ │ │ │ mov r1, #5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r2, #60] @ 0x3c │ │ │ │ str r1, [r2, #68] @ 0x44 │ │ │ │ str r1, [r2, #84] @ 0x54 │ │ │ │ mov r1, #11 │ │ │ │ str r1, [r2, #56] @ 0x38 │ │ │ │ mov r1, #6 │ │ │ │ str r1, [r2, #72] @ 0x48 │ │ │ │ - b 48de0 │ │ │ │ - ldr r2, [pc, #-816] @ 48b58 │ │ │ │ + b 4a388 │ │ │ │ + ldr r2, [pc, #-936] @ 4a088 │ │ │ │ mov r1, #5 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r1, [r2, #72] @ 0x48 │ │ │ │ str r1, [r2, #60] @ 0x3c │ │ │ │ str r1, [r2, #68] @ 0x44 │ │ │ │ + str r1, [r2, #72] @ 0x48 │ │ │ │ str r1, [r2, #84] @ 0x54 │ │ │ │ mov r1, #10 │ │ │ │ str r1, [r2, #56] @ 0x38 │ │ │ │ - b 48de0 │ │ │ │ - ldr r2, [pc, #-852] @ 48b5c │ │ │ │ + b 4a388 │ │ │ │ + ldr r2, [pc, #-972] @ 4a08c │ │ │ │ mov r1, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r1, [r2, #72] @ 0x48 │ │ │ │ str r1, [r2, #60] @ 0x3c │ │ │ │ str r1, [r2, #68] @ 0x44 │ │ │ │ + str r1, [r2, #72] @ 0x48 │ │ │ │ str r1, [r2, #84] @ 0x54 │ │ │ │ mov r1, #8 │ │ │ │ str r1, [r2, #56] @ 0x38 │ │ │ │ - b 48de0 │ │ │ │ - ldr r1, [pc, #-888] @ 48b60 │ │ │ │ + b 4a388 │ │ │ │ + ldr r1, [pc, #-1008] @ 4a090 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - bne 49050 │ │ │ │ - cmp fp, #0 │ │ │ │ - beq 48fdc │ │ │ │ + bne 4a5f4 │ │ │ │ + cmp sl, #0 │ │ │ │ + beq 4a580 │ │ │ │ mov r0, #1 │ │ │ │ - bl 46eec │ │ │ │ + bl 48410 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 488c0 │ │ │ │ - ldr r3, [pc, #-932] @ 48b64 │ │ │ │ - ldr r1, [pc, #-932] @ 48b68 │ │ │ │ + blt 49e70 │ │ │ │ + ldr r3, [pc, #-1052] @ 4a094 │ │ │ │ + ldr r1, [pc, #-1052] @ 4a098 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3, #388] @ 0x184 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - bne 49248 │ │ │ │ - ldr r3, [r6, #52] @ 0x34 │ │ │ │ + bne 4a7ec │ │ │ │ + ldr r3, [r7, #52] @ 0x34 │ │ │ │ bic r3, r3, #2 │ │ │ │ - str r3, [r6, #52] @ 0x34 │ │ │ │ - b 48758 │ │ │ │ - ldr r2, [pc, #-976] @ 48b6c │ │ │ │ + str r3, [r7, #52] @ 0x34 │ │ │ │ + b 49d08 │ │ │ │ + ldr r2, [pc, #-1096] @ 4a09c │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 47c5c │ │ │ │ - ldr r3, [r6, #4] │ │ │ │ - add r7, sp, #40 @ 0x28 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 49210 │ │ │ │ + ldr r3, [r7, #4] │ │ │ │ + add r4, sp, #36 @ 0x24 │ │ │ │ + mov sl, r7 │ │ │ │ + ldm r4, {r4, r6, r8, fp} │ │ │ │ cmp r3, #0 │ │ │ │ - ldm r7, {r7, sl, fp} │ │ │ │ - ldr r4, [sp, #32] │ │ │ │ - ldr r9, [sp, #36] @ 0x24 │ │ │ │ - ldr r8, [sp, #52] @ 0x34 │ │ │ │ - beq 491cc │ │ │ │ - ldr r3, [r6, #24] │ │ │ │ + ldr r7, [sp, #52] @ 0x34 │ │ │ │ + beq 4a770 │ │ │ │ + ldr r3, [sl, #24] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 47c90 │ │ │ │ - ldr r2, [pc, #-1040] @ 48b70 │ │ │ │ + bne 49258 │ │ │ │ + ldr r2, [pc, #-1156] @ 4a0a0 │ │ │ │ mov r1, #6 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #-1056] @ 48b74 │ │ │ │ - mov r1, #6 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r2, [pc, #-1172] @ 4a0a4 │ │ │ │ + mov r1, #6 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 47c08 │ │ │ │ - cmp fp, #0 │ │ │ │ - bne 49510 │ │ │ │ - ldr r3, [r6, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 491bc │ │ │ │ + cmp sl, #0 │ │ │ │ + bne 4aab4 │ │ │ │ + ldr r3, [r7, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 491cc │ │ │ │ - ldr r3, [r6, #24] │ │ │ │ + beq 4a770 │ │ │ │ + ldr r3, [r7, #24] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 47b54 │ │ │ │ - b 48f78 │ │ │ │ - ldr r2, [sp, #32] │ │ │ │ + bne 490f8 │ │ │ │ + b 4a51c │ │ │ │ + ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r1, #7 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 48560 │ │ │ │ - ldr r2, [pc, #-1132] @ 48b78 │ │ │ │ + bl b155c │ │ │ │ + b 49b00 │ │ │ │ + ldr r2, [pc, #-1248] @ 4a0a8 │ │ │ │ mov r1, #6 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 47c08 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 491bc │ │ │ │ cmp r0, r2 │ │ │ │ - bhi 49388 │ │ │ │ - cmp r8, r1 │ │ │ │ - bls 491a4 │ │ │ │ - ldr r2, [pc, #-1168] @ 48b7c │ │ │ │ + bhi 4a92c │ │ │ │ + cmp r7, r1 │ │ │ │ + bls 4a748 │ │ │ │ + ldr r2, [pc, #-1284] @ 4a0ac │ │ │ │ mov r1, #7 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 48560 │ │ │ │ - bl 23b70 <__errno_location@plt> │ │ │ │ - ldr r4, [r6, #456] @ 0x1c8 │ │ │ │ - ldr r0, [r0] │ │ │ │ - bl 23a8c │ │ │ │ - ldr r2, [pc, #-1204] @ 48b80 │ │ │ │ - mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r3, r4 │ │ │ │ + bl b155c │ │ │ │ + b 49b00 │ │ │ │ + bl 23aa8 <__errno_location@plt> │ │ │ │ + ldr r0, [r0] │ │ │ │ + ldr r4, [r6, #456] @ 0x1c8 │ │ │ │ + bl 239c4 │ │ │ │ + ldr r2, [pc, #-1320] @ 4a0b0 │ │ │ │ mov ip, r0 │ │ │ │ - str ip, [sp] │ │ │ │ + mov r1, #1 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 47c5c │ │ │ │ - ldr r1, [pc, #-1236] @ 48b84 │ │ │ │ + str ip, [sp] │ │ │ │ + mov r3, r4 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 49210 │ │ │ │ + ldr r1, [pc, #-1352] @ 4a0b4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - bne 491e4 │ │ │ │ - cmp fp, #0 │ │ │ │ - beq 48fdc │ │ │ │ + bne 4a788 │ │ │ │ + cmp sl, #0 │ │ │ │ + beq 4a580 │ │ │ │ mov r0, #1 │ │ │ │ - bl 46eec │ │ │ │ + bl 48410 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 488c0 │ │ │ │ - ldr r3, [pc, #-1280] @ 48b88 │ │ │ │ - ldr r1, [pc, #-1280] @ 48b8c │ │ │ │ + blt 49e70 │ │ │ │ + ldr r3, [pc, #-1396] @ 4a0b8 │ │ │ │ + ldr r1, [pc, #-1396] @ 4a0bc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3, #388] @ 0x184 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - bne 492e4 │ │ │ │ - ldr r3, [r6, #52] @ 0x34 │ │ │ │ + bne 4a888 │ │ │ │ + ldr r3, [r7, #52] @ 0x34 │ │ │ │ bic r3, r3, #8 │ │ │ │ - str r3, [r6, #52] @ 0x34 │ │ │ │ - b 48758 │ │ │ │ - ldr r2, [pc, #-1324] @ 48b90 │ │ │ │ + str r3, [r7, #52] @ 0x34 │ │ │ │ + b 49d08 │ │ │ │ + ldr r2, [pc, #-1440] @ 4a0c0 │ │ │ │ mov r1, #2 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r3, #0 │ │ │ │ ldr r7, [r6, #20] │ │ │ │ str r3, [r5] │ │ │ │ str r3, [r6, #16] │ │ │ │ - b 481a8 │ │ │ │ - ldr r1, [pc, #-1360] @ 48b94 │ │ │ │ + b 49750 │ │ │ │ + ldr r1, [pc, #-1476] @ 4a0c4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - bne 488c0 │ │ │ │ - ldr r3, [r6, #52] @ 0x34 │ │ │ │ + bne 49e70 │ │ │ │ + ldr r3, [r7, #52] @ 0x34 │ │ │ │ orr r3, r3, #1 │ │ │ │ - str r3, [r6, #52] @ 0x34 │ │ │ │ - b 48758 │ │ │ │ - bl 23b70 <__errno_location@plt> │ │ │ │ + str r3, [r7, #52] @ 0x34 │ │ │ │ + b 49d08 │ │ │ │ + bl 23aa8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ - bl 23a8c │ │ │ │ - ldr r2, [pc, #-1408] @ 48b98 │ │ │ │ - mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ + bl 239c4 │ │ │ │ + ldr r2, [pc, #-1524] @ 4a0c8 │ │ │ │ mov r3, r0 │ │ │ │ + mov r1, #1 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 47c5c │ │ │ │ - ldr r3, [pc, #-1432] @ 48b9c │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 49210 │ │ │ │ + ldr r3, [pc, #-1548] @ 4a0cc │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #352] @ 0x160 │ │ │ │ - bl 24368 │ │ │ │ - b 4835c │ │ │ │ + bl 242a0 │ │ │ │ + b 49900 │ │ │ │ cmp r2, #3 │ │ │ │ - ble 4835c │ │ │ │ - ldr r3, [pc, #-1460] @ 48ba0 │ │ │ │ + ble 49900 │ │ │ │ + ldr r3, [pc, #-1576] @ 4a0d0 │ │ │ │ sub r2, r2, #4 │ │ │ │ + mov ip, #0 │ │ │ │ + bic r2, r2, #3 │ │ │ │ + mvn r0, #127 @ 0x7f │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #352] @ 0x160 │ │ │ │ - bic r2, r2, #3 │ │ │ │ add r1, r3, #4 │ │ │ │ add r2, r2, r1 │ │ │ │ - mov ip, #0 │ │ │ │ - mvn r0, #127 @ 0x7f │ │ │ │ - b 49178 │ │ │ │ + b 4a71c │ │ │ │ add r1, r1, #4 │ │ │ │ cmp r2, r1 │ │ │ │ strb ip, [r3] │ │ │ │ strb r0, [r3, #1] │ │ │ │ strb ip, [r3, #2] │ │ │ │ strb r0, [r3, #3] │ │ │ │ mov r3, r1 │ │ │ │ - bne 49174 │ │ │ │ - b 4835c │ │ │ │ + bne 4a718 │ │ │ │ + b 49900 │ │ │ │ cmp r0, r2 │ │ │ │ - beq 49394 │ │ │ │ - bhi 4854c │ │ │ │ + beq 4a938 │ │ │ │ + bhi 49aec │ │ │ │ ldr r1, [sp, #20] │ │ │ │ cmp r1, r0 │ │ │ │ - bhi 49004 │ │ │ │ + bhi 4a5a8 │ │ │ │ str r2, [sp] │ │ │ │ - ldr r2, [pc, #-1560] @ 48ba4 │ │ │ │ mov r1, #7 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 485d0 │ │ │ │ - ldr r2, [pc, #-1580] @ 48ba8 │ │ │ │ - mov r1, #6 │ │ │ │ + ldr r2, [pc, #-1684] @ 4a0d4 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 49b70 │ │ │ │ + ldr r2, [pc, #-1696] @ 4a0d8 │ │ │ │ + mov r1, #6 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 48f8c │ │ │ │ - ldr r1, [pc, #-1600] @ 48bac │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 4a530 │ │ │ │ + ldr r1, [pc, #-1716] @ 4a0dc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - bne 4930c │ │ │ │ - cmp fp, #0 │ │ │ │ - beq 48fdc │ │ │ │ + bne 4a8b0 │ │ │ │ + cmp sl, #0 │ │ │ │ + beq 4a580 │ │ │ │ mov r0, #1 │ │ │ │ - bl 46eec │ │ │ │ + bl 48410 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 488c0 │ │ │ │ - ldr r3, [pc, #-1644] @ 48bb0 │ │ │ │ - ldr r1, [pc, #-1644] @ 48bb4 │ │ │ │ + blt 49e70 │ │ │ │ + ldr r3, [pc, #-1760] @ 4a0e0 │ │ │ │ + ldr r1, [pc, #-1760] @ 4a0e4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3, #388] @ 0x184 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - bne 494e4 │ │ │ │ - ldr r3, [r6, #52] @ 0x34 │ │ │ │ + bne 4aa88 │ │ │ │ + ldr r3, [r7, #52] @ 0x34 │ │ │ │ bic r3, r3, #4 │ │ │ │ - str r3, [r6, #52] @ 0x34 │ │ │ │ - b 48758 │ │ │ │ - ldr r1, [pc, #-1688] @ 48bb8 │ │ │ │ + str r3, [r7, #52] @ 0x34 │ │ │ │ + b 49d08 │ │ │ │ + ldr r1, [pc, #-1804] @ 4a0e8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - bne 488c0 │ │ │ │ - ldr r3, [r6, #52] @ 0x34 │ │ │ │ + bne 49e70 │ │ │ │ + ldr r3, [r7, #52] @ 0x34 │ │ │ │ orr r3, r3, #2 │ │ │ │ - str r3, [r6, #52] @ 0x34 │ │ │ │ - b 48758 │ │ │ │ - bne 484a8 │ │ │ │ - ldr r3, [pc, #-1728] @ 48bbc │ │ │ │ + str r3, [r7, #52] @ 0x34 │ │ │ │ + b 49d08 │ │ │ │ + bne 49a50 │ │ │ │ + ldr r3, [pc, #-1844] @ 4a0ec │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #500] @ 0x1f4 │ │ │ │ - ldr r2, [pc, #-1740] @ 48bc0 │ │ │ │ + ldr r2, [pc, #-1856] @ 4a0f0 │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 47c5c │ │ │ │ - bl 23b70 <__errno_location@plt> │ │ │ │ - ldr r0, [r0] │ │ │ │ - bl 23a8c │ │ │ │ - ldr r2, [pc, #-1772] @ 48bc4 │ │ │ │ - mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 49210 │ │ │ │ + bl 23aa8 <__errno_location@plt> │ │ │ │ + ldr r0, [r0] │ │ │ │ + bl 239c4 │ │ │ │ + ldr r2, [pc, #-1888] @ 4a0f4 │ │ │ │ mov r3, r0 │ │ │ │ + mov r1, #1 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ ldr r0, [r6, #8] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [r6, #12] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [r6, #16] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 24c8c │ │ │ │ - b 47c5c │ │ │ │ - ldr r1, [pc, #-1828] @ 48bc8 │ │ │ │ + bl 24bb8 │ │ │ │ + b 49210 │ │ │ │ + ldr r1, [pc, #-1944] @ 4a0f8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - bne 488c0 │ │ │ │ - ldr r3, [r6, #52] @ 0x34 │ │ │ │ + bne 49e70 │ │ │ │ + ldr r3, [r7, #52] @ 0x34 │ │ │ │ orr r3, r3, #8 │ │ │ │ - str r3, [r6, #52] @ 0x34 │ │ │ │ - b 48758 │ │ │ │ - ldr r1, [pc, #-1864] @ 48bcc │ │ │ │ + str r3, [r7, #52] @ 0x34 │ │ │ │ + b 49d08 │ │ │ │ + ldr r1, [pc, #-1980] @ 4a0fc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - bne 4946c │ │ │ │ - cmp fp, #0 │ │ │ │ - beq 48fdc │ │ │ │ + bne 4aa10 │ │ │ │ + cmp sl, #0 │ │ │ │ + beq 4a580 │ │ │ │ mov r0, #1 │ │ │ │ - bl 46eec │ │ │ │ + bl 48410 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 488c0 │ │ │ │ - ldr r3, [pc, #-1908] @ 48bd0 │ │ │ │ - ldr r1, [pc, #-1908] @ 48bd4 │ │ │ │ + blt 49e70 │ │ │ │ + ldr r3, [pc, #-2024] @ 4a100 │ │ │ │ + ldr r1, [pc, #-2024] @ 4a104 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3, #388] @ 0x184 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - streq r0, [r6, #56] @ 0x38 │ │ │ │ - beq 48758 │ │ │ │ - ldr r1, [pc, #-1940] @ 48bd8 │ │ │ │ + streq r0, [r7, #56] @ 0x38 │ │ │ │ + beq 49d08 │ │ │ │ + ldr r1, [pc, #-2056] @ 4a108 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - bne 488c0 │ │ │ │ + bne 49e70 │ │ │ │ mov r3, #1 │ │ │ │ - str r3, [r6, #56] @ 0x38 │ │ │ │ - b 48758 │ │ │ │ - cmp r8, r1 │ │ │ │ - bls 4854c │ │ │ │ - b 49004 │ │ │ │ + str r3, [r7, #56] @ 0x38 │ │ │ │ + b 49d08 │ │ │ │ + cmp r7, r1 │ │ │ │ + bls 49aec │ │ │ │ + b 4a5a8 │ │ │ │ vldr s15, [r5, #24] │ │ │ │ - vldr s14, [pc, #724] @ 49674 │ │ │ │ ldr ip, [r5, #28] │ │ │ │ + vldr s14, [pc, #720] @ 4ac18 │ │ │ │ vcvt.f32.u32 s15, s15 │ │ │ │ ldr lr, [r5, #32] │ │ │ │ - ldr r1, [r6, #28] │ │ │ │ add ip, r3, ip │ │ │ │ + ldr r1, [r6, #28] │ │ │ │ add ip, ip, lr │ │ │ │ + ldr lr, [r6, #32] │ │ │ │ vdiv.f32 s12, s14, s15 │ │ │ │ vldr s15, [r6, #24] │ │ │ │ - ldr lr, [r6, #32] │ │ │ │ add r1, r3, r1 │ │ │ │ - vcvt.f32.u32 s15, s15 │ │ │ │ add r1, r1, lr │ │ │ │ ldr lr, [r5, #44] @ 0x2c │ │ │ │ + vcvt.f32.u32 s15, s15 │ │ │ │ add ip, ip, lr │ │ │ │ vdiv.f32 s13, s14, s15 │ │ │ │ vmov s15, ip │ │ │ │ ldr ip, [r6, #44] @ 0x2c │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ add r1, r1, ip │ │ │ │ ldr ip, [r5, #36] @ 0x24 │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ add ip, r0, ip │ │ │ │ vdiv.f32 s14, s12, s15 │ │ │ │ vmov s15, r1 │ │ │ │ ldr r1, [r6, #36] @ 0x24 │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ add r1, r0, r1 │ │ │ │ ldr r0, [r5, #40] @ 0x28 │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ add r0, ip, r0 │ │ │ │ ldr ip, [r5, #48] @ 0x30 │ │ │ │ vdiv.f32 s12, s13, s15 │ │ │ │ add r0, r0, ip │ │ │ │ vmov s15, r0 │ │ │ │ ldr r0, [r6, #40] @ 0x28 │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ add r1, r1, r0 │ │ │ │ ldr r0, [r6, #48] @ 0x30 │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ add r1, r1, r0 │ │ │ │ vdiv.f32 s13, s14, s15 │ │ │ │ vmov s15, r1 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vdiv.f32 s14, s12, s15 │ │ │ │ vcmpe.f32 s13, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bpl 491b0 │ │ │ │ - ldr r2, [pc, #548] @ 49678 │ │ │ │ + bpl 4a754 │ │ │ │ + ldr r2, [pc, #548] @ 4ac1c │ │ │ │ mov r1, #7 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 485d0 │ │ │ │ - str r5, [r2, #500] @ 0x1f4 │ │ │ │ - b 48ca8 │ │ │ │ - ldr r1, [pc, #520] @ 4967c │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 49b70 │ │ │ │ + str r5, [sl, #500] @ 0x1f4 │ │ │ │ + b 4a250 │ │ │ │ + ldr r1, [pc, #520] @ 4ac20 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - bne 488c0 │ │ │ │ - cmp fp, #0 │ │ │ │ - beq 48fdc │ │ │ │ + bne 49e70 │ │ │ │ + cmp sl, #0 │ │ │ │ + beq 4a580 │ │ │ │ mov r0, #1 │ │ │ │ - bl 46eec │ │ │ │ + bl 48410 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 488c0 │ │ │ │ - ldr r3, [pc, #476] @ 49680 │ │ │ │ - ldr r1, [pc, #476] @ 49684 │ │ │ │ + blt 49e70 │ │ │ │ + ldr r3, [pc, #476] @ 4ac24 │ │ │ │ + ldr r1, [pc, #476] @ 4ac28 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3, #388] @ 0x184 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - beq 48758 │ │ │ │ - ldr r1, [pc, #448] @ 49688 │ │ │ │ + beq 49d08 │ │ │ │ + ldr r1, [pc, #448] @ 4ac2c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - bne 488c0 │ │ │ │ + bne 49e70 │ │ │ │ mov r3, #2 │ │ │ │ - str r3, [r6, #56] @ 0x38 │ │ │ │ - b 48758 │ │ │ │ - ldr r1, [pc, #416] @ 4968c │ │ │ │ + str r3, [r7, #56] @ 0x38 │ │ │ │ + b 49d08 │ │ │ │ + ldr r1, [pc, #416] @ 4ac30 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - bne 488c0 │ │ │ │ - ldr r3, [r6, #52] @ 0x34 │ │ │ │ + bne 49e70 │ │ │ │ + ldr r3, [r7, #52] @ 0x34 │ │ │ │ orr r3, r3, #4 │ │ │ │ - str r3, [r6, #52] @ 0x34 │ │ │ │ - b 48758 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - ldr r2, [pc, #376] @ 49690 │ │ │ │ + str r3, [r7, #52] @ 0x34 │ │ │ │ + b 49d08 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + ldr r2, [pc, #376] @ 4ac34 │ │ │ │ mov r1, #6 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 47c08 │ │ │ │ - bl 23b70 <__errno_location@plt> │ │ │ │ - ldr r0, [r0] │ │ │ │ - bl 23a8c │ │ │ │ - ldr r2, [pc, #344] @ 49694 │ │ │ │ - mov r1, #6 │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r3, r6 │ │ │ │ - mov ip, r0 │ │ │ │ - str ip, [sp] │ │ │ │ - mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 47c28 │ │ │ │ - bl 23b70 <__errno_location@plt> │ │ │ │ + bl b155c │ │ │ │ + b 491bc │ │ │ │ + bl 23aa8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ - bl 23a8c │ │ │ │ - ldr r2, [pc, #300] @ 49698 │ │ │ │ + bl 239c4 │ │ │ │ + ldr r2, [pc, #344] @ 4ac38 │ │ │ │ + mov ip, r0 │ │ │ │ + mov r3, r5 │ │ │ │ mov r1, #6 │ │ │ │ + mov r0, #3 │ │ │ │ + str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 491dc │ │ │ │ + bl 23aa8 <__errno_location@plt> │ │ │ │ + ldr r0, [r0] │ │ │ │ + bl 239c4 │ │ │ │ + ldr r2, [pc, #300] @ 4ac3c │ │ │ │ mov r3, r0 │ │ │ │ - mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 47c28 │ │ │ │ - ldr r2, [pc, #276] @ 4969c │ │ │ │ mov r1, #6 │ │ │ │ + mov r0, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 491dc │ │ │ │ + ldr r2, [pc, #276] @ 4ac40 │ │ │ │ + mov r1, #6 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r0, r7 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ mov r0, fp │ │ │ │ - bl 24c8c │ │ │ │ - b 47c5c │ │ │ │ - ldr r2, [pc, #232] @ 496a0 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - add r2, pc, r2 │ │ │ │ + bl 24bb8 │ │ │ │ + b 49210 │ │ │ │ + ldr r2, [pc, #232] @ 4ac44 │ │ │ │ + mov r3, r9 │ │ │ │ mov r1, #6 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 47c5c │ │ │ │ - bl 23b70 <__errno_location@plt> │ │ │ │ - ldr r0, [r0] │ │ │ │ - bl 23a8c │ │ │ │ - ldr r2, [pc, #196] @ 496a4 │ │ │ │ - mov r1, #6 │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r3, r0 │ │ │ │ - mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 47c5c │ │ │ │ - bl 23b70 <__errno_location@plt> │ │ │ │ + bl b155c │ │ │ │ + b 49210 │ │ │ │ + bl 23aa8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ - bl 23a8c │ │ │ │ - ldr r2, [pc, #160] @ 496a8 │ │ │ │ + bl 239c4 │ │ │ │ + ldr r2, [pc, #196] @ 4ac48 │ │ │ │ + mov r3, r0 │ │ │ │ mov r1, #6 │ │ │ │ + mov r0, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ + bl b155c │ │ │ │ + b 49210 │ │ │ │ + bl 23aa8 <__errno_location@plt> │ │ │ │ + ldr r0, [r0] │ │ │ │ + bl 239c4 │ │ │ │ + ldr r2, [pc, #160] @ 4ac4c │ │ │ │ mov ip, r0 │ │ │ │ - str ip, [sp] │ │ │ │ + mov r3, r5 │ │ │ │ + mov r1, #6 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 47c5c │ │ │ │ - ldr r2, [pc, #128] @ 496ac │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ + str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 49210 │ │ │ │ + ldr r2, [pc, #128] @ 4ac50 │ │ │ │ + mov r3, r9 │ │ │ │ mov r1, #6 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r0, r7 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 24c8c │ │ │ │ - b 47c5c │ │ │ │ - ldr r2, [pc, #88] @ 496b0 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - add r2, pc, r2 │ │ │ │ + bl 24bb8 │ │ │ │ + b 49210 │ │ │ │ + ldr r2, [pc, #88] @ 4ac54 │ │ │ │ + mov r3, r9 │ │ │ │ mov r1, #6 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r0, r7 │ │ │ │ - bl 24c8c │ │ │ │ - b 47c5c │ │ │ │ + bl 24bb8 │ │ │ │ + b 49210 │ │ │ │ cmnpl r8, #-1526726656 @ 0xa5000000 │ │ │ │ - andseq r5, r8, ip, asr #28 │ │ │ │ - andseq r0, r8, r4, lsr #29 │ │ │ │ - eorseq r0, r0, r0, lsr #10 │ │ │ │ - @ instruction: 0x00185cb4 │ │ │ │ - andseq r5, r8, r0, lsr #25 │ │ │ │ - andseq r5, r8, ip, ror ip │ │ │ │ - andseq r5, r8, r0, ror #22 │ │ │ │ - andseq r5, r8, r0, ror fp │ │ │ │ - andseq r5, r8, ip, lsl #23 │ │ │ │ - andseq r5, r8, ip, lsl pc │ │ │ │ - andseq r5, r8, ip, asr lr │ │ │ │ - andseq r5, r8, r4, ror sl │ │ │ │ - andseq r5, r8, r4, lsr sl │ │ │ │ - andseq r5, r8, r8, asr #28 │ │ │ │ - andseq r5, r8, ip, ror #27 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + @ instruction: 0x00196af4 │ │ │ │ + andseq r1, r9, r0, asr fp │ │ │ │ + eorseq lr, r1, ip, ror pc │ │ │ │ + andseq r6, r9, r0, ror #18 │ │ │ │ + andseq r6, r9, ip, asr #18 │ │ │ │ + andseq r6, r9, r8, lsr #18 │ │ │ │ + andseq r6, r9, r8, lsl #16 │ │ │ │ + andseq r6, r9, ip, lsl #16 │ │ │ │ + andseq r6, r9, r0, lsr r8 │ │ │ │ + andseq r6, r9, r4, asr #23 │ │ │ │ + andseq r6, r9, r0, lsl #22 │ │ │ │ + andseq r6, r9, r8, lsl r7 │ │ │ │ + @ instruction: 0x001966d0 │ │ │ │ + andseq r6, r9, ip, ror #21 │ │ │ │ + mulseq r9, r0, sl │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ mov r4, r0 │ │ │ │ - ldr lr, [pc, #76] @ 49710 │ │ │ │ mov r5, r1 │ │ │ │ + str r6, [sp, #8] │ │ │ │ + mov r1, r3 │ │ │ │ + mov r0, r2 │ │ │ │ + str lr, [sp, #12] │ │ │ │ + ldr lr, [pc, #72] @ 4acc4 │ │ │ │ + ldrd r2, [sp, #16] │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr] │ │ │ │ ldr r6, [lr, #4] │ │ │ │ mla r5, r5, ip, r4 │ │ │ │ ldr r4, [lr, #12] │ │ │ │ mul ip, r6, ip │ │ │ │ mla r4, r6, r5, r4 │ │ │ │ - mov r1, r3 │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ str r4, [sp, #20] │ │ │ │ ldr lr, [lr, #8] │ │ │ │ ldr r4, [sp, #24] │ │ │ │ - mov r0, r2 │ │ │ │ + str r4, [sp, #16] │ │ │ │ + ldrd r4, [sp] │ │ │ │ str ip, [sp, #24] │ │ │ │ - ldr r2, [sp, #16] │ │ │ │ mov ip, lr │ │ │ │ - str r4, [sp, #16] │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ + add sp, sp, #16 │ │ │ │ bx ip │ │ │ │ - eorseq r0, r0, r0, asr fp │ │ │ │ + mlaseq r1, r8, r5, pc @ │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r5, [pc, #268] @ 4983c │ │ │ │ + ldr r5, [pc, #280] @ 4ae04 │ │ │ │ add r5, pc, r5 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ ldr r4, [r5, #16] │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 497c4 │ │ │ │ - ldr r5, [pc, #248] @ 49840 │ │ │ │ + bne 4ad8c │ │ │ │ + ldr r5, [pc, #260] @ 4ae08 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ cmp r4, #0 │ │ │ │ - bge 49790 │ │ │ │ - ldr r3, [pc, #228] @ 49844 │ │ │ │ + bge 4ad58 │ │ │ │ + ldr r3, [pc, #240] @ 4ae0c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 49774 │ │ │ │ + beq 4ad30 │ │ │ │ ldr r1, [r3, #188] @ 0xbc │ │ │ │ - bl 22100 │ │ │ │ - ldr r3, [pc, #204] @ 49848 │ │ │ │ + bl 2205c │ │ │ │ + ldr r3, [pc, #216] @ 4ae10 │ │ │ │ mov r2, #0 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r2, [r3, #184] @ 0xb8 │ │ │ │ str r2, [r3, #12] │ │ │ │ + str r2, [r3, #184] @ 0xb8 │ │ │ │ str r2, [r3, #192] @ 0xc0 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ add r2, r5, #24 │ │ │ │ movw r1, #17921 @ 0x4601 │ │ │ │ mov r0, r4 │ │ │ │ - bl 21e78 <__ioctl_time64@plt> │ │ │ │ + bl 21de0 <__ioctl_time64@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - bne 497f4 │ │ │ │ + bne 4adbc │ │ │ │ mov r0, r4 │ │ │ │ - bl 21cec │ │ │ │ - ldr r3, [pc, #148] @ 4984c │ │ │ │ + bl 21c54 │ │ │ │ + ldr r3, [pc, #148] @ 4ae14 │ │ │ │ mvn r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 49758 │ │ │ │ - ldr r2, [pc, #132] @ 49850 │ │ │ │ + b 4ad14 │ │ │ │ + ldr r2, [pc, #132] @ 4ae18 │ │ │ │ movw r1, #17925 @ 0x4605 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 21e78 <__ioctl_time64@plt> │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl 21de0 <__ioctl_time64@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - bne 49820 │ │ │ │ - ldr r3, [pc, #108] @ 49854 │ │ │ │ + bne 4ade8 │ │ │ │ + ldr r3, [pc, #108] @ 4ae1c │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #20] │ │ │ │ - b 49740 │ │ │ │ - bl 23b70 <__errno_location@plt> │ │ │ │ + b 4acfc │ │ │ │ + bl 23aa8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ - bl 23a8c │ │ │ │ - ldr r2, [pc, #80] @ 49858 │ │ │ │ - mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ + bl 239c4 │ │ │ │ + ldr r2, [pc, #80] @ 4ae20 │ │ │ │ mov r3, r0 │ │ │ │ + mov r1, #1 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ ldr r4, [r5, #16] │ │ │ │ - b 497a8 │ │ │ │ - ldr r2, [pc, #52] @ 4985c │ │ │ │ + b 4ad70 │ │ │ │ + ldr r2, [pc, #52] @ 4ae24 │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ ldr r4, [r5, #16] │ │ │ │ - b 497e0 │ │ │ │ - eorseq r0, r0, r8, ror #21 │ │ │ │ - ldrsbteq r0, [r0], -r0 │ │ │ │ - ldrhteq r0, [r0], -r8 │ │ │ │ - mlaseq r0, r8, sl, r0 │ │ │ │ - eorseq r0, r0, ip, asr sl │ │ │ │ - strdeq r6, [pc], -ip @ │ │ │ │ - eorseq r0, r0, ip, lsr #20 │ │ │ │ - @ instruction: 0x00185dd8 │ │ │ │ - mulseq r8, r0, sp │ │ │ │ - ldr r3, [pc, #20] @ 4987c │ │ │ │ - ldr r2, [pc, #20] @ 49880 │ │ │ │ + b 4ada8 │ │ │ │ + eorseq pc, r1, ip, lsr #10 │ │ │ │ + eorseq pc, r1, r4, lsl r5 @ │ │ │ │ + ldrshteq pc, [r1], -ip @ │ │ │ │ + ldrsbteq pc, [r1], -r0 @ │ │ │ │ + mlaseq r1, r4, r4, pc @ │ │ │ │ + eorseq r5, r1, r0, lsr sl │ │ │ │ + eorseq pc, r1, r4, ror #8 │ │ │ │ + andseq r6, r9, r8, asr sl │ │ │ │ + andseq r6, r9, r4, lsl sl │ │ │ │ + ldr r3, [pc, #20] @ 4ae44 │ │ │ │ + ldr r2, [pc, #20] @ 4ae48 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [r3, #196] @ 0xc4 │ │ │ │ ldr r0, [r3] │ │ │ │ add r2, pc, r2 │ │ │ │ - b 1673ac │ │ │ │ - eorseq r0, r0, ip, lsr #19 │ │ │ │ - @ instruction: 0xfffffe38 │ │ │ │ + ldr r1, [r3, #196] @ 0xc4 │ │ │ │ + b 175890 │ │ │ │ + eorseq pc, r1, r4, ror #7 │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ + strd r4, [sp, #-20]! @ 0xffffffec │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str lr, [sp, #16] │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r4, [pc, #400] @ 49a2c │ │ │ │ + ldr r4, [pc, #404] @ 4b000 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, #192] @ 0xc0 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 49950 │ │ │ │ + bne 4af2c │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ mov r2, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ str r2, [r4, #192] @ 0xc0 │ │ │ │ - beq 49964 │ │ │ │ - ldr r2, [pc, #360] @ 49a30 │ │ │ │ - ldr r6, [pc, #360] @ 49a34 │ │ │ │ - add r2, pc, r2 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 4af38 │ │ │ │ + ldr r2, [pc, #364] @ 4b004 │ │ │ │ mov r1, #6 │ │ │ │ mov r0, #3 │ │ │ │ + ldr r6, [pc, #356] @ 4b008 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ add r6, pc, r6 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r0, [r6, #200] @ 0xc8 │ │ │ │ mov r1, #2 │ │ │ │ - bl 226a0 │ │ │ │ + ldr r0, [r6, #200] @ 0xc8 │ │ │ │ + bl 225fc │ │ │ │ cmn r0, #1 │ │ │ │ mov r5, r0 │ │ │ │ str r0, [r6, #16] │ │ │ │ - beq 499f8 │ │ │ │ + beq 4afcc │ │ │ │ add r7, r6, #204 @ 0xcc │ │ │ │ - mov r2, r7 │ │ │ │ mov r1, #17920 @ 0x4600 │ │ │ │ - bl 21e78 <__ioctl_time64@plt> │ │ │ │ + mov r2, r7 │ │ │ │ + bl 21de0 <__ioctl_time64@plt> │ │ │ │ subs r4, r0, #0 │ │ │ │ - bne 49998 │ │ │ │ + bne 4af6c │ │ │ │ movw r1, #20261 @ 0x4f25 │ │ │ │ mov r0, r5 │ │ │ │ - bl 21e78 <__ioctl_time64@plt> │ │ │ │ - mov r2, #160 @ 0xa0 │ │ │ │ - mov r1, r7 │ │ │ │ + bl 21de0 <__ioctl_time64@plt> │ │ │ │ clz r0, r0 │ │ │ │ + mov r2, #160 @ 0xa0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ + mov r1, r7 │ │ │ │ str r0, [r6, #364] @ 0x16c │ │ │ │ add r0, r6, #24 │ │ │ │ - bl 22d0c │ │ │ │ - ldr r3, [pc, #248] @ 49a38 │ │ │ │ + bl 22c68 │ │ │ │ + ldr r3, [pc, #252] @ 4b00c │ │ │ │ add r3, pc, r3 │ │ │ │ str r4, [r3] │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ - ldr r3, [pc, #228] @ 49a3c │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + add sp, sp, #16 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r3, [pc, #220] @ 4b010 │ │ │ │ ldr r4, [pc, r3] │ │ │ │ - mov r0, r4 │ │ │ │ - add sp, sp, #12 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ - ldr r0, [pc, #212] @ 49a40 │ │ │ │ + b 4af14 │ │ │ │ + ldr r0, [pc, #212] @ 4b014 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 2525c │ │ │ │ + bl 25188 │ │ │ │ cmp r0, #0 │ │ │ │ mov r3, r0 │ │ │ │ str r0, [r4, #200] @ 0xc8 │ │ │ │ - bne 498c0 │ │ │ │ - ldr r0, [pc, #188] @ 49a44 │ │ │ │ + bne 4ae90 │ │ │ │ + ldr r0, [pc, #188] @ 4b018 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 21f74 │ │ │ │ + bl 21edc │ │ │ │ mov r3, r0 │ │ │ │ str r0, [r4, #200] @ 0xc8 │ │ │ │ - b 498c0 │ │ │ │ - bl 23b70 <__errno_location@plt> │ │ │ │ + b 4ae90 │ │ │ │ + bl 23aa8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ - bl 23a8c │ │ │ │ - ldr r2, [pc, #156] @ 49a48 │ │ │ │ - mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ + bl 239c4 │ │ │ │ + ldr r2, [pc, #156] @ 4b01c │ │ │ │ mov r3, r0 │ │ │ │ + mov r1, #1 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r3, [pc, #136] @ 49a4c │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r3, [pc, #136] @ 4b020 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #16] │ │ │ │ cmp r0, #0 │ │ │ │ - blt 499d4 │ │ │ │ - bl 21cec │ │ │ │ - ldr r1, [pc, #116] @ 49a50 │ │ │ │ - ldr r3, [pc, #116] @ 49a54 │ │ │ │ + blt 4afa8 │ │ │ │ + bl 21c54 │ │ │ │ + ldr r3, [pc, #116] @ 4b024 │ │ │ │ mvn r2, #0 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r3, pc, r3 │ │ │ │ mov r4, r2 │ │ │ │ - str r2, [r1, #16] │ │ │ │ - str r2, [r3] │ │ │ │ - b 49944 │ │ │ │ - bl 23b70 <__errno_location@plt> │ │ │ │ - ldr r4, [r6, #200] @ 0xc8 │ │ │ │ + ldr r1, [pc, #108] @ 4b028 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r2, [r1] │ │ │ │ + b 4af14 │ │ │ │ + bl 23aa8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ - bl 23a8c │ │ │ │ - ldr r2, [pc, #72] @ 49a58 │ │ │ │ - mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r4 │ │ │ │ + ldr r4, [r6, #200] @ 0xc8 │ │ │ │ + bl 239c4 │ │ │ │ + ldr r2, [pc, #72] @ 4b02c │ │ │ │ mov ip, r0 │ │ │ │ - str ip, [sp] │ │ │ │ + mov r1, #1 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 499bc │ │ │ │ - eorseq r0, r0, r8, ror r9 │ │ │ │ - andseq r5, r8, r0, asr sp │ │ │ │ - eorseq r0, r0, r0, asr #18 │ │ │ │ - eoreq r6, pc, r8, lsl #29 │ │ │ │ - eoreq r6, pc, r0, ror lr @ │ │ │ │ - andseq r5, r8, r4, asr #10 │ │ │ │ - andseq r5, r8, r4, lsr r5 │ │ │ │ - andseq r5, r8, r4, lsr #25 │ │ │ │ - eorseq r0, r0, r4, asr r8 │ │ │ │ - eorseq r0, r0, r4, lsr r8 │ │ │ │ - eoreq r6, pc, r0, ror #27 │ │ │ │ - andseq r5, r8, r4, lsr #24 │ │ │ │ + str ip, [sp] │ │ │ │ + mov r3, r4 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 4af90 │ │ │ │ + eorseq pc, r1, r8, lsr #7 │ │ │ │ + andseq r6, r9, r8, asr #19 │ │ │ │ + eorseq pc, r1, ip, ror #6 │ │ │ │ + ldrhteq r5, [r1], -r8 │ │ │ │ + mlaseq r1, r4, r8, r5 │ │ │ │ + andseq r6, r9, r0, asr #3 │ │ │ │ + @ instruction: 0x001961b0 │ │ │ │ + andseq r6, r9, r8, lsl r9 │ │ │ │ + eorseq pc, r1, r0, lsl #5 │ │ │ │ + eorseq pc, r1, ip, asr r2 @ │ │ │ │ + eorseq r5, r1, r8, lsl #16 │ │ │ │ + mulseq r9, r0, r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 49a90 │ │ │ │ - ldr r5, [pc, #28] @ 49a98 │ │ │ │ + beq 4b06c │ │ │ │ + ldr r5, [pc, #40] @ 4b080 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r5, #200] @ 0xc8 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 21f74 │ │ │ │ + bl 21edc │ │ │ │ str r0, [r5, #200] @ 0xc8 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - b 49884 │ │ │ │ - mlaseq r0, ip, r7, r0 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ + add sp, sp, #16 │ │ │ │ + b 4ae4c │ │ │ │ + eorseq pc, r1, r0, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ - str r0, [ip, #4016] @ 0xfb0 │ │ │ │ - ldr r7, [pc, #1536] @ 4a0b4 │ │ │ │ - ldr ip, [pc, #1536] @ 4a0b8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr ip, [r7, ip] │ │ │ │ - sub r2, r2, r0 │ │ │ │ - ldr ip, [ip] │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ + str r0, [ip, #4024] @ 0xfb8 │ │ │ │ + ldr r7, [pc, #1548] @ 4b6b8 │ │ │ │ sub r3, r3, r1 │ │ │ │ - adds ip, ip, r2, lsr #1 │ │ │ │ - ldr r2, [pc, #1512] @ 4a0bc │ │ │ │ - sub sp, sp, #44 @ 0x2c │ │ │ │ + mov ip, r1 │ │ │ │ + sub r2, r2, r0 │ │ │ │ + sub sp, sp, #36 @ 0x24 │ │ │ │ + ldr r1, [pc, #1532] @ 4b6bc │ │ │ │ + ldr r6, [sp, #80] @ 0x50 │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [r7, r1] │ │ │ │ + ldr r1, [r1] │ │ │ │ + adds r1, r1, r2, lsr #1 │ │ │ │ + ldr r2, [pc, #1512] @ 4b6c0 │ │ │ │ + movmi r5, #0 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ - ldr r6, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [r2] │ │ │ │ - movmi r5, #0 │ │ │ │ add r2, r2, r3, lsr #1 │ │ │ │ - ldr r3, [pc, #1488] @ 4a0c0 │ │ │ │ + ldr r3, [pc, #1496] @ 4b6c4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #204] @ 0xcc │ │ │ │ - bmi 49b04 │ │ │ │ + bmi 4b100 │ │ │ │ sub r5, r3, r0 │ │ │ │ - cmp r5, ip │ │ │ │ - movge r5, ip │ │ │ │ - ldr ip, [pc, #1464] @ 4a0c4 │ │ │ │ + cmp r5, r1 │ │ │ │ + movge r5, r1 │ │ │ │ + ldr r1, [pc, #1472] @ 4b6c8 │ │ │ │ cmp r2, #0 │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr ip, [ip, #208] @ 0xd0 │ │ │ │ movlt r4, #0 │ │ │ │ - blt 49b28 │ │ │ │ - sub r4, ip, r1 │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r1, [r1, #208] @ 0xd0 │ │ │ │ + blt 4b124 │ │ │ │ + sub r4, r1, ip │ │ │ │ cmp r4, r2 │ │ │ │ movge r4, r2 │ │ │ │ - ldr r8, [pc, #1432] @ 4a0c8 │ │ │ │ + ldr r8, [pc, #1440] @ 4b6cc │ │ │ │ cmp r3, r0 │ │ │ │ - cmpcs ip, r1 │ │ │ │ + cmpcs r1, ip │ │ │ │ add r8, pc, r8 │ │ │ │ str r0, [r8] │ │ │ │ - str r1, [r8, #196] @ 0xc4 │ │ │ │ - bcs 49b6c │ │ │ │ - ldr r2, [pc, #1408] @ 4a0cc │ │ │ │ - strd r0, [sp, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ + str ip, [r8, #196] @ 0xc4 │ │ │ │ + bcs 4b17c │ │ │ │ + ldr r2, [pc, #1416] @ 4b6d0 │ │ │ │ + str r1, [sp] │ │ │ │ mov r1, #1 │ │ │ │ + stmib sp, {r0, ip} │ │ │ │ mov r0, #3 │ │ │ │ - str ip, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r0, #1 │ │ │ │ - add sp, sp, #44 @ 0x2c │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + add sp, sp, #36 @ 0x24 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov r0, r6 │ │ │ │ - bl 160f2c │ │ │ │ - ldr r2, [pc, #1364] @ 4a0d0 │ │ │ │ - bic r3, r6, #255 @ 0xff │ │ │ │ - cmp r3, r2 │ │ │ │ + bl 16f284 │ │ │ │ + bic r2, r6, #255 @ 0xff │ │ │ │ + mov r3, #16896 @ 0x4200 │ │ │ │ + movt r3, #21063 @ 0x5247 │ │ │ │ str r0, [r8, #8] │ │ │ │ - beq 49e98 │ │ │ │ - ldr r2, [pc, #1348] @ 4a0d4 │ │ │ │ - cmp r3, r2 │ │ │ │ - beq 49e98 │ │ │ │ - add r2, r2, #856 @ 0x358 │ │ │ │ - ldr r3, [pc, #1336] @ 4a0d8 │ │ │ │ - add r2, r2, #-268435455 @ 0xf0000001 │ │ │ │ - add r2, r2, #1179648 @ 0x120000 │ │ │ │ + cmp r2, r3 │ │ │ │ + beq 4b494 │ │ │ │ + mov r3, #20992 @ 0x5200 │ │ │ │ + movt r3, #16967 @ 0x4247 │ │ │ │ + cmp r2, r3 │ │ │ │ + beq 4b494 │ │ │ │ + movw r2, #21849 @ 0x5559 │ │ │ │ + movt r2, #12889 @ 0x3259 │ │ │ │ + movw r3, #22869 @ 0x5955 │ │ │ │ + movt r3, #22870 @ 0x5956 │ │ │ │ cmp r6, r3 │ │ │ │ cmpne r6, r2 │ │ │ │ - beq 49e38 │ │ │ │ + beq 4b434 │ │ │ │ add r3, r6, #-1358954496 @ 0xaf000000 │ │ │ │ sub r3, r3, #52 @ 0x34 │ │ │ │ bfc r3, #8, #19 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 49e38 │ │ │ │ - ldr r3, [pc, #1296] @ 4a0dc │ │ │ │ + beq 4b434 │ │ │ │ add r2, r6, #-872415232 @ 0xcc000000 │ │ │ │ + mov r3, #248 @ 0xf8 │ │ │ │ + movt r3, #65280 @ 0xff00 │ │ │ │ sub r2, r2, #81 @ 0x51 │ │ │ │ and r3, r3, r2 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #2 │ │ │ │ movne r3, #1 │ │ │ │ - ldr r9, [pc, #1272] @ 4a0e0 │ │ │ │ - ldr r2, [pc, #1272] @ 4a0e4 │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r3, [r9, #4] │ │ │ │ + ldr r8, [pc, #1232] @ 4b6d4 │ │ │ │ + ldr r2, [pc, #1232] @ 4b6d8 │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r8, #4] │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ - bne 49e40 │ │ │ │ - ldr r7, [r9, #16] │ │ │ │ - add r2, r9, #368 @ 0x170 │ │ │ │ + bne 4b43c │ │ │ │ + ldr r7, [r8, #16] │ │ │ │ + add r2, r8, #368 @ 0x170 │ │ │ │ movw r1, #17922 @ 0x4602 │ │ │ │ mov r0, r7 │ │ │ │ - bl 21e78 <__ioctl_time64@plt> │ │ │ │ + bl 21de0 <__ioctl_time64@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - bne 49f7c │ │ │ │ - ldr r3, [r9, #392] @ 0x188 │ │ │ │ + bne 4b580 │ │ │ │ + ldr r3, [r8, #392] @ 0x188 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 49fa4 │ │ │ │ - ldr r3, [r9, #400] @ 0x190 │ │ │ │ + bne 4b5a8 │ │ │ │ + ldr r3, [r8, #400] @ 0x190 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 49de8 │ │ │ │ + beq 4b3e8 │ │ │ │ cmp r3, #4 │ │ │ │ - bne 49f1c │ │ │ │ - ldr r2, [pc, #1188] @ 4a0e8 │ │ │ │ + bne 4b520 │ │ │ │ + ldr r2, [pc, #1148] @ 4b6dc │ │ │ │ mov r1, #6 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r7, [r9, #16] │ │ │ │ - ldr r2, [pc, #1168] @ 4a0ec │ │ │ │ - movw r1, #17924 @ 0x4604 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r7, [r8, #16] │ │ │ │ + movw r1, #17924 @ 0x4604 │ │ │ │ + ldr r2, [pc, #1124] @ 4b6e0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 21e78 <__ioctl_time64@plt> │ │ │ │ - subs r3, r0, #0 │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - bne 49fbc │ │ │ │ - ldr r1, [r9, #240] @ 0xf0 │ │ │ │ - ldr sl, [r9, #252] @ 0xfc │ │ │ │ - mov fp, #1 │ │ │ │ - lsl r1, fp, r1 │ │ │ │ - ldr r9, [r9, #264] @ 0x108 │ │ │ │ - lsl sl, fp, sl │ │ │ │ - lsl r9, fp, r9 │ │ │ │ - cmp r1, sl │ │ │ │ - movge r3, r1 │ │ │ │ - movlt r3, sl │ │ │ │ - cmp r3, r9 │ │ │ │ - movlt r3, r9 │ │ │ │ - add r0, r3, r3, lsl fp │ │ │ │ - lsl r0, r0, fp │ │ │ │ - lsl r8, r3, fp │ │ │ │ - str r1, [sp, #28] │ │ │ │ - str r3, [sp, #24] │ │ │ │ - bl 24020 │ │ │ │ - ldr r1, [sp, #28] │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl 21de0 <__ioctl_time64@plt> │ │ │ │ subs r3, r0, #0 │ │ │ │ + bne 4b5c0 │ │ │ │ + ldr sl, [r8, #240] @ 0xf0 │ │ │ │ + str r3, [sp, #28] │ │ │ │ + ldr r9, [r8, #252] @ 0xfc │ │ │ │ + ldr fp, [r8, #264] @ 0x108 │ │ │ │ + mov r8, #1 │ │ │ │ + lsl sl, r8, sl │ │ │ │ + lsl r9, r8, r9 │ │ │ │ + lsl fp, r8, fp │ │ │ │ + cmp sl, r9 │ │ │ │ + movge r2, sl │ │ │ │ + movlt r2, r9 │ │ │ │ + cmp r2, fp │ │ │ │ + movge r3, r2 │ │ │ │ + movlt r3, fp │ │ │ │ + lsl r2, r3, r8 │ │ │ │ str r3, [sp, #20] │ │ │ │ - beq 4a098 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - cmp r3, #0 │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - add r2, r3, r8 │ │ │ │ - add r3, r3, r8, lsl #1 │ │ │ │ - str r2, [sp, #28] │ │ │ │ - str r3, [sp, #32] │ │ │ │ - ble 49d74 │ │ │ │ - sub r1, r1, #1 │ │ │ │ - movw r0, #65535 @ 0xffff │ │ │ │ - blx 1c6508 │ │ │ │ - sub r1, sl, #1 │ │ │ │ - sub r8, r8, #2 │ │ │ │ - uxth fp, r0 │ │ │ │ - movw r0, #65535 @ 0xffff │ │ │ │ - blx 1c6508 │ │ │ │ - sub r1, r9, #1 │ │ │ │ - uxth sl, r0 │ │ │ │ - movw r0, #65535 @ 0xffff │ │ │ │ - blx 1c6508 │ │ │ │ - ldr r2, [sp, #20] │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - add r8, r2, r8 │ │ │ │ - sub ip, r2, #2 │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ + add r0, r2, r3 │ │ │ │ + lsl r0, r0, r8 │ │ │ │ + str r2, [sp, #24] │ │ │ │ + bl 23f58 │ │ │ │ + subs r3, r0, #0 │ │ │ │ + ldr r2, [sp, #24] │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + beq 4b69c │ │ │ │ + ldr r1, [sp, #20] │ │ │ │ + cmp r1, #0 │ │ │ │ + ldr r1, [sp, #16] │ │ │ │ + add r8, r1, r2 │ │ │ │ + add r2, r8, r2 │ │ │ │ + str r2, [sp, #24] │ │ │ │ + ble 4b378 │ │ │ │ + movw r2, #65535 @ 0xffff │ │ │ │ + sub sl, sl, #1 │ │ │ │ + ldr r0, [sp, #16] │ │ │ │ + sub r9, r9, #1 │ │ │ │ + sub fp, fp, #1 │ │ │ │ + sdiv sl, r2, sl │ │ │ │ mov r1, r3 │ │ │ │ - uxth r9, r0 │ │ │ │ - sub r0, r2, #2 │ │ │ │ - ldr r2, [sp, #32] │ │ │ │ - sub lr, r2, #2 │ │ │ │ + sdiv r9, r2, r9 │ │ │ │ + sdiv fp, r2, fp │ │ │ │ + ldr r2, [sp, #24] │ │ │ │ + uxth lr, sl │ │ │ │ + sub sl, r8, #2 │ │ │ │ + uxth ip, r9 │ │ │ │ + sub r9, r2, #2 │ │ │ │ mov r2, r3 │ │ │ │ - strh r2, [ip, #2]! │ │ │ │ - strh r1, [r0, #2]! │ │ │ │ - add r2, fp, r2 │ │ │ │ - add r1, r1, sl │ │ │ │ - strh r3, [lr, #2]! │ │ │ │ - cmp ip, r8 │ │ │ │ - add r3, r3, r9 │ │ │ │ + uxth fp, fp │ │ │ │ + strh r2, [r0], #2 │ │ │ │ + add r2, lr, r2 │ │ │ │ + cmp r8, r0 │ │ │ │ + strh r1, [sl, #2]! │ │ │ │ + add r1, r1, ip │ │ │ │ uxth r2, r2 │ │ │ │ + strh r3, [r9, #2]! │ │ │ │ + add r3, r3, fp │ │ │ │ uxth r1, r1 │ │ │ │ uxth r3, r3 │ │ │ │ - bne 49d48 │ │ │ │ + bne 4b34c │ │ │ │ mov r0, #24 │ │ │ │ - bl 24020 │ │ │ │ - subs r8, r0, #0 │ │ │ │ - beq 4a078 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - str r3, [r8, #4] │ │ │ │ + bl 23f58 │ │ │ │ + subs r9, r0, #0 │ │ │ │ + beq 4b67c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ - str r3, [r8, #8] │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - str r3, [r8, #16] │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - str r3, [r8, #12] │ │ │ │ - mov r3, #0 │ │ │ │ - mov r2, r8 │ │ │ │ + mov r2, r9 │ │ │ │ movw r1, #17925 @ 0x4605 │ │ │ │ mov r0, r7 │ │ │ │ - str r3, [r8] │ │ │ │ - str r3, [r8, #20] │ │ │ │ - bl 21e78 <__ioctl_time64@plt> │ │ │ │ + str r3, [r9, #4] │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + str r3, [r9, #8] │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + str r3, [r9, #16] │ │ │ │ + mov r3, #0 │ │ │ │ + str r3, [r9] │ │ │ │ + str r3, [r9, #20] │ │ │ │ + bl 21de0 <__ioctl_time64@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - bne 4a018 │ │ │ │ - ldr r3, [pc, #800] @ 4a0f0 │ │ │ │ - ldr r0, [r8, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ + bne 4b61c │ │ │ │ + ldr r3, [pc, #788] @ 4b6e4 │ │ │ │ mov r2, #1 │ │ │ │ + ldr r0, [r9, #8] │ │ │ │ + add r3, pc, r3 │ │ │ │ str r2, [r3, #20] │ │ │ │ - bl 24c8c │ │ │ │ - mov r0, r8 │ │ │ │ - bl 24c8c │ │ │ │ - ldr r9, [pc, #772] @ 4a0f4 │ │ │ │ + bl 24bb8 │ │ │ │ + mov r0, r9 │ │ │ │ + bl 24bb8 │ │ │ │ + ldr r9, [pc, #760] @ 4b6e8 │ │ │ │ + vmov.i32 d16, #0 @ 0x00000000 │ │ │ │ + mov r3, #1 │ │ │ │ str r7, [sp] │ │ │ │ + mov r2, #3 │ │ │ │ + mov r0, #0 │ │ │ │ + vstr d16, [sp, #8] │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r1, [r9, #388] @ 0x184 │ │ │ │ ldr r8, [r9, #412] @ 0x19c │ │ │ │ - mov sl, #0 │ │ │ │ - mov fp, #0 │ │ │ │ str r1, [r9, #188] @ 0xbc │ │ │ │ str r8, [r9, #436] @ 0x1b4 │ │ │ │ - mov r3, #1 │ │ │ │ - mov r2, #3 │ │ │ │ - mov r0, #0 │ │ │ │ - strd sl, [sp, #8] │ │ │ │ - bl 2171c │ │ │ │ + bl 21684 │ │ │ │ cmn r0, #1 │ │ │ │ mov r7, r0 │ │ │ │ str r0, [r9, #184] @ 0xb8 │ │ │ │ - beq 49fe4 │ │ │ │ + beq 4b5e8 │ │ │ │ ldr r3, [r9, #4] │ │ │ │ - b 49e48 │ │ │ │ + b 4b444 │ │ │ │ mov r3, #2 │ │ │ │ - b 49be0 │ │ │ │ - ldr r7, [r9, #184] @ 0xb8 │ │ │ │ - ldr r8, [r9, #436] @ 0x1b4 │ │ │ │ + b 4b1fc │ │ │ │ + ldr r7, [r8, #184] @ 0xb8 │ │ │ │ + ldr r8, [r8, #436] @ 0x1b4 │ │ │ │ mul r4, r8, r4 │ │ │ │ mla r4, r3, r5, r4 │ │ │ │ - ldr r5, [pc, #672] @ 4a0f8 │ │ │ │ + ldr r5, [pc, #664] @ 4b6ec │ │ │ │ add r4, r7, r4 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [r5] │ │ │ │ - ldr r2, [r5, #196] @ 0xc4 │ │ │ │ + str r4, [r5, #440] @ 0x1b8 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ + ldr r2, [r5, #196] @ 0xc4 │ │ │ │ mul r1, r2, r1 │ │ │ │ - str r4, [r5, #440] @ 0x1b8 │ │ │ │ mul r1, r3, r1 │ │ │ │ - bl 254a8 │ │ │ │ + bl 253d4 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r5, #12] │ │ │ │ - beq 4a050 │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ + beq 4b654 │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ tst r3, #1 │ │ │ │ - bne 49ea8 │ │ │ │ + bne 4b4a4 │ │ │ │ mov r0, #0 │ │ │ │ - b 49b64 │ │ │ │ + b 4b160 │ │ │ │ and r3, r6, #127 @ 0x7f │ │ │ │ add r3, r3, #7 │ │ │ │ lsr r3, r3, #3 │ │ │ │ - b 49be0 │ │ │ │ - ldr r2, [pc, #588] @ 4a0fc │ │ │ │ - ldr r3, [r5, #208] @ 0xd0 │ │ │ │ - cmp r6, r2 │ │ │ │ - mul r2, r3, r8 │ │ │ │ - beq 49f38 │ │ │ │ - ldr r3, [pc, #532] @ 4a0d8 │ │ │ │ + b 4b1fc │ │ │ │ + ldr r2, [r5, #208] @ 0xd0 │ │ │ │ + movw r3, #21849 @ 0x5559 │ │ │ │ + movt r3, #12889 @ 0x3259 │ │ │ │ + cmp r6, r3 │ │ │ │ + mul r2, r2, r8 │ │ │ │ + beq 4b53c │ │ │ │ + movw r3, #22869 @ 0x5955 │ │ │ │ + movt r3, #22870 @ 0x5956 │ │ │ │ cmp r6, r3 │ │ │ │ - bne 49f0c │ │ │ │ + bne 4b510 │ │ │ │ cmp r2, #3 │ │ │ │ - ble 49e90 │ │ │ │ + ble 4b48c │ │ │ │ sub r3, r2, #4 │ │ │ │ + add ip, r7, #4 │ │ │ │ bic r3, r3, #3 │ │ │ │ - add r2, r7, #4 │ │ │ │ - add r3, r3, r2 │ │ │ │ mov r0, r7 │ │ │ │ mvn r1, #127 @ 0x7f │ │ │ │ mov r2, #0 │ │ │ │ - strb r1, [r0] │ │ │ │ - strb r2, [r0, #1] │ │ │ │ - strb r1, [r0, #2] │ │ │ │ - strb r2, [r0, #3] │ │ │ │ + add r3, r3, ip │ │ │ │ add r0, r0, #4 │ │ │ │ + strb r1, [r0, #-4] │ │ │ │ cmp r3, r0 │ │ │ │ - bne 49eec │ │ │ │ - b 49e90 │ │ │ │ + strb r2, [r0, #-3] │ │ │ │ + strb r1, [r0, #-2] │ │ │ │ + strb r2, [r0, #-1] │ │ │ │ + bne 4b4f0 │ │ │ │ + b 4b48c │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 24368 │ │ │ │ - b 49e90 │ │ │ │ - ldr r2, [pc, #476] @ 4a100 │ │ │ │ + bl 242a0 │ │ │ │ + b 4b48c │ │ │ │ + ldr r2, [pc, #456] @ 4b6f0 │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r7, [r9, #16] │ │ │ │ - b 49de8 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r7, [r8, #16] │ │ │ │ + b 4b3e8 │ │ │ │ cmp r2, #3 │ │ │ │ - ble 49e90 │ │ │ │ + ble 4b48c │ │ │ │ sub r3, r2, #4 │ │ │ │ + add ip, r7, #4 │ │ │ │ bic r3, r3, #3 │ │ │ │ - add r2, r7, #4 │ │ │ │ - add r3, r3, r2 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mvn r2, #127 @ 0x7f │ │ │ │ - strb r1, [r0] │ │ │ │ - strb r2, [r0, #1] │ │ │ │ - strb r1, [r0, #2] │ │ │ │ - strb r2, [r0, #3] │ │ │ │ + add r3, r3, ip │ │ │ │ add r0, r0, #4 │ │ │ │ + strb r1, [r0, #-4] │ │ │ │ cmp r3, r0 │ │ │ │ - bne 49f5c │ │ │ │ - b 49e90 │ │ │ │ - bl 23b70 <__errno_location@plt> │ │ │ │ + strb r2, [r0, #-3] │ │ │ │ + strb r1, [r0, #-2] │ │ │ │ + strb r2, [r0, #-1] │ │ │ │ + bne 4b560 │ │ │ │ + b 4b48c │ │ │ │ + bl 23aa8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ - bl 23a8c │ │ │ │ - ldr r2, [pc, #372] @ 4a104 │ │ │ │ - mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ + bl 239c4 │ │ │ │ + ldr r2, [pc, #352] @ 4b6f4 │ │ │ │ mov r3, r0 │ │ │ │ - mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 49b60 │ │ │ │ - ldr r2, [pc, #348] @ 4a108 │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 49b60 │ │ │ │ - bl 23b70 <__errno_location@plt> │ │ │ │ - ldr r0, [r0] │ │ │ │ - bl 23a8c │ │ │ │ - ldr r2, [pc, #316] @ 4a10c │ │ │ │ - mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r3, r0 │ │ │ │ + bl b155c │ │ │ │ + b 4b15c │ │ │ │ + ldr r2, [pc, #328] @ 4b6f8 │ │ │ │ + mov r1, #1 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 49b60 │ │ │ │ - bl 23b70 <__errno_location@plt> │ │ │ │ - ldr r4, [r9, #200] @ 0xc8 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 4b15c │ │ │ │ + bl 23aa8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ - bl 23a8c │ │ │ │ - ldr r2, [pc, #276] @ 4a110 │ │ │ │ + bl 239c4 │ │ │ │ + ldr r2, [pc, #296] @ 4b6fc │ │ │ │ + mov r3, r0 │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r4 │ │ │ │ - mov ip, r0 │ │ │ │ - str ip, [sp] │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 49b60 │ │ │ │ - bl 23b70 <__errno_location@plt> │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 4b15c │ │ │ │ + bl 23aa8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ - bl 23a8c │ │ │ │ - ldr r2, [pc, #232] @ 4a114 │ │ │ │ + ldr r4, [r9, #200] @ 0xc8 │ │ │ │ + bl 239c4 │ │ │ │ + ldr r2, [pc, #256] @ 4b700 │ │ │ │ + mov ip, r0 │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r0 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r0, [r8, #8] │ │ │ │ - bl 24c8c │ │ │ │ - mov r0, r8 │ │ │ │ - bl 24c8c │ │ │ │ - b 49b60 │ │ │ │ - bl 23b70 <__errno_location@plt> │ │ │ │ + str ip, [sp] │ │ │ │ + mov r3, r4 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 4b15c │ │ │ │ + bl 23aa8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ - bl 23a8c │ │ │ │ - ldr r2, [pc, #180] @ 4a118 │ │ │ │ + bl 239c4 │ │ │ │ + ldr r2, [pc, #212] @ 4b704 │ │ │ │ + mov r3, r0 │ │ │ │ mov r1, #1 │ │ │ │ + mov r0, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r0, [r9, #8] │ │ │ │ + bl 24bb8 │ │ │ │ + mov r0, r9 │ │ │ │ + bl 24bb8 │ │ │ │ + b 4b15c │ │ │ │ + bl 23aa8 <__errno_location@plt> │ │ │ │ + ldr r0, [r0] │ │ │ │ + bl 239c4 │ │ │ │ + ldr r2, [pc, #160] @ 4b708 │ │ │ │ mov r3, r0 │ │ │ │ - mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 49b60 │ │ │ │ - ldr r2, [pc, #156] @ 4a11c │ │ │ │ mov r1, #1 │ │ │ │ + mov r0, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 4b15c │ │ │ │ + ldr r2, [pc, #136] @ 4b70c │ │ │ │ + mov r1, #1 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - bl 24c8c │ │ │ │ - b 49b60 │ │ │ │ - ldr r2, [pc, #128] @ 4a120 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r1, fp │ │ │ │ + bl b155c │ │ │ │ + ldr r0, [sp, #16] │ │ │ │ + bl 24bb8 │ │ │ │ + b 4b15c │ │ │ │ + ldr r2, [pc, #108] @ 4b710 │ │ │ │ + mov r1, r8 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 49b60 │ │ │ │ - eoreq r4, pc, ip, lsl #16 │ │ │ │ - andeq r1, r0, r4, asr r8 │ │ │ │ - andeq r1, r0, r4, asr #22 │ │ │ │ - eorseq r0, r0, r8, lsr #14 │ │ │ │ - eorseq r0, r0, r8, lsl #14 │ │ │ │ - eorseq r0, r0, r0, ror #13 │ │ │ │ - andseq r5, r8, r8, lsr #22 │ │ │ │ - subpl r4, r7, #0, 4 │ │ │ │ - submi r5, r7, #0, 4 │ │ │ │ - ldmdbpl r6, {r0, r2, r4, r6, r8, fp, ip, lr}^ │ │ │ │ - @ instruction: 0xff0000f8 │ │ │ │ - eorseq r0, r0, ip, lsr #12 │ │ │ │ - muleq r0, ip, ip │ │ │ │ - @ instruction: 0x00185ab4 │ │ │ │ - eoreq r6, pc, ip, ror #22 │ │ │ │ - eorseq r0, r0, r4, asr #8 │ │ │ │ - eorseq r0, r0, r4, lsr #8 │ │ │ │ - ldrhteq r0, [r0], -ip │ │ │ │ - subscc r5, r9, #373293056 @ 0x16400000 │ │ │ │ - mulseq r8, r8, r8 │ │ │ │ - andseq r5, r8, r4, lsr #14 │ │ │ │ - andseq r5, r8, ip, lsr #14 │ │ │ │ - andseq r5, r8, r0, asr r7 │ │ │ │ - andseq r5, r8, r8, ror #15 │ │ │ │ - andseq r5, r8, r0, ror r7 │ │ │ │ - mulseq r8, ip, r7 │ │ │ │ - @ instruction: 0x001856f8 │ │ │ │ - andseq r5, r8, r0, lsr #13 │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 4b15c │ │ │ │ + eorseq r3, r1, r0, lsl r2 │ │ │ │ + andeq r1, r0, r0, asr #16 │ │ │ │ + andeq r1, r0, r0, lsr fp │ │ │ │ + eorseq pc, r1, ip, lsr #2 │ │ │ │ + eorseq pc, r1, r8, lsl #2 │ │ │ │ + eorseq pc, r1, r4, ror #1 │ │ │ │ + andseq r6, r9, r0, ror r7 │ │ │ │ + eorseq pc, r1, r0, lsl r0 @ │ │ │ │ + andeq r1, r0, r8, lsl #25 │ │ │ │ + andseq r6, r9, r4, ror #13 │ │ │ │ + eorseq r5, r1, ip, asr #10 │ │ │ │ + eorseq lr, r1, r0, asr #28 │ │ │ │ + eorseq lr, r1, r0, lsl lr │ │ │ │ + eorseq lr, r1, r0, asr #27 │ │ │ │ + andseq r6, r9, r0, ror #9 │ │ │ │ + andseq r6, r9, r8, ror #6 │ │ │ │ + andseq r6, r9, r4, ror r3 │ │ │ │ + mulseq r9, r4, r3 │ │ │ │ + andseq r6, r9, r4, lsr #8 │ │ │ │ + @ instruction: 0x001963b4 │ │ │ │ + andseq r6, r9, r0, ror #7 │ │ │ │ + andseq r6, r9, r0, asr #6 │ │ │ │ + andseq r6, r9, r4, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r3, [pc, #636] @ 4a3b8 │ │ │ │ + ldr r3, [pc, #652] @ 4b9c4 │ │ │ │ cmp r0, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ - beq 4a188 │ │ │ │ + beq 4b790 │ │ │ │ cmp r0, #32 │ │ │ │ - beq 4a154 │ │ │ │ - mvn r0, #2 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r1, [pc, #608] @ 4a3bc │ │ │ │ - ldr r2, [pc, #608] @ 4a3c0 │ │ │ │ - ldr r1, [r3, r1] │ │ │ │ + mvnne r0, #2 │ │ │ │ + bne 4b77c │ │ │ │ + ldr r2, [pc, #628] @ 4b9c8 │ │ │ │ + ldr r1, [pc, #628] @ 4b9cc │ │ │ │ + ldr ip, [pc, #628] @ 4b9d0 │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr ip, [pc, #600] @ 4a3c4 │ │ │ │ ldr r0, [r2, #204] @ 0xcc │ │ │ │ + ldr r1, [r3, r1] │ │ │ │ str r0, [r1] │ │ │ │ ldr r3, [r3, ip] │ │ │ │ ldr r1, [r2, #208] @ 0xd0 │ │ │ │ str r1, [r3] │ │ │ │ - bl 3ea44 │ │ │ │ + bl 3f948 │ │ │ │ mov r0, #1 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r4, [r1] │ │ │ │ - bl 49884 │ │ │ │ + bl 4ae4c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 4a1f0 │ │ │ │ - ldr r3, [pc, #552] @ 4a3c8 │ │ │ │ + bne 4b808 │ │ │ │ + ldr r3, [pc, #556] @ 4b9d4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #364] @ 0x16c │ │ │ │ cmp r2, #0 │ │ │ │ - beq 4a1f8 │ │ │ │ - ldr r2, [pc, #536] @ 4a3cc │ │ │ │ - ldr ip, [pc, #536] @ 4a3d0 │ │ │ │ + beq 4b810 │ │ │ │ + movw r2, #21849 @ 0x5559 │ │ │ │ + movt r2, #12889 @ 0x3259 │ │ │ │ + movw r1, #22869 @ 0x5955 │ │ │ │ + movt r1, #22870 @ 0x5956 │ │ │ │ + cmp r4, r1 │ │ │ │ + cmpne r4, r2 │ │ │ │ + bne 4b810 │ │ │ │ + ldr r0, [r3, #204] @ 0xcc │ │ │ │ cmp r4, r2 │ │ │ │ - cmpne r4, ip │ │ │ │ - bne 4a1f8 │ │ │ │ - ldrd r0, [r3, #204] @ 0xcc │ │ │ │ - cmp r4, ip │ │ │ │ - movne r4, #1 │ │ │ │ - moveq r4, #8 │ │ │ │ - strd r0, [r3, #212] @ 0xd4 │ │ │ │ add r2, r3, #204 @ 0xcc │ │ │ │ + movne r1, #1 │ │ │ │ + moveq r1, #8 │ │ │ │ + ldr ip, [r3, #208] @ 0xd0 │ │ │ │ + str r0, [r3, #212] @ 0xd4 │ │ │ │ ldr r0, [r3, #16] │ │ │ │ + str r1, [r3, #284] @ 0x11c │ │ │ │ movw r1, #17921 @ 0x4601 │ │ │ │ - str r4, [r3, #284] @ 0x11c │ │ │ │ - bl 21e78 <__ioctl_time64@plt> │ │ │ │ + str ip, [r3, #216] @ 0xd8 │ │ │ │ + bl 21de0 <__ioctl_time64@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 4a308 │ │ │ │ + beq 4b940 │ │ │ │ mov r0, #0 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r3, [pc, #468] @ 4a3d4 │ │ │ │ + b 4b77c │ │ │ │ bic r2, r4, #255 @ 0xff │ │ │ │ + mov r3, #20992 @ 0x5200 │ │ │ │ + movt r3, #16967 @ 0x4247 │ │ │ │ cmp r2, r3 │ │ │ │ - bne 4a1f0 │ │ │ │ + bne 4b808 │ │ │ │ + ldr r3, [pc, #428] @ 4b9d8 │ │ │ │ uxtb r4, r4 │ │ │ │ - ldr r3, [pc, #452] @ 4a3d8 │ │ │ │ - ldr r1, [pc, #452] @ 4a3dc │ │ │ │ + mov r2, #0 │ │ │ │ add r0, r4, #1 │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r1, [pc, #416] @ 4b9dc │ │ │ │ bic r0, r0, #1 │ │ │ │ - mov r2, #0 │ │ │ │ - str r0, [r3, #228] @ 0xe4 │ │ │ │ + add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - sub r0, r4, #12 │ │ │ │ - str r2, [r3, #280] @ 0x118 │ │ │ │ - str r2, [r3, #268] @ 0x10c │ │ │ │ - str r2, [r3, #256] @ 0x100 │ │ │ │ + str r0, [r3, #228] @ 0xe4 │ │ │ │ str r2, [r3, #244] @ 0xf4 │ │ │ │ - str r2, [r3, #276] @ 0x114 │ │ │ │ - str r2, [r3, #272] @ 0x110 │ │ │ │ + str r2, [r3, #256] @ 0x100 │ │ │ │ str r2, [r3, #260] @ 0x104 │ │ │ │ - cmp r0, #20 │ │ │ │ - bhi 4a284 │ │ │ │ - ldrb r0, [r1, r0] │ │ │ │ - add pc, pc, r0, lsl #2 │ │ │ │ + str r2, [r3, #268] @ 0x10c │ │ │ │ + str r2, [r3, #272] @ 0x110 │ │ │ │ + str r2, [r3, #276] @ 0x114 │ │ │ │ + str r2, [r3, #280] @ 0x118 │ │ │ │ + sub r2, r4, #12 │ │ │ │ + cmp r2, #20 │ │ │ │ + bhi 4b8b8 │ │ │ │ + ldrb r2, [r1, r2] │ │ │ │ + add pc, pc, r2, lsl #2 │ │ │ │ nop {0} │ │ │ │ - ldr r3, [pc, #376] @ 4a3e0 │ │ │ │ - mov r2, #5 │ │ │ │ + ldr r3, [pc, #348] @ 4b9e0 │ │ │ │ + mov r1, #24 │ │ │ │ + mov r2, #8 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r1, [r3, #272] @ 0x110 │ │ │ │ + str r2, [r3, #276] @ 0x114 │ │ │ │ + ldr r3, [pc, #328] @ 4b9e4 │ │ │ │ + mov r2, #8 │ │ │ │ + mov r1, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r1, #10 │ │ │ │ str r1, [r3, #236] @ 0xec │ │ │ │ - str r2, [r3, #252] @ 0xfc │ │ │ │ str r2, [r3, #240] @ 0xf0 │ │ │ │ str r2, [r3, #248] @ 0xf8 │ │ │ │ + str r2, [r3, #252] @ 0xfc │ │ │ │ str r2, [r3, #264] @ 0x108 │ │ │ │ - ldr r5, [pc, #344] @ 4a3e4 │ │ │ │ + ldr r5, [pc, #296] @ 4b9e8 │ │ │ │ mov r7, #0 │ │ │ │ + movw r1, #17921 @ 0x4601 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r5, #16] │ │ │ │ - ldr r3, [r5, #204] @ 0xcc │ │ │ │ add r2, r5, #204 @ 0xcc │ │ │ │ + str r7, [r5, #284] @ 0x11c │ │ │ │ + ldr r3, [r5, #204] @ 0xcc │ │ │ │ + mov r0, r6 │ │ │ │ str r3, [r5, #212] @ 0xd4 │ │ │ │ - movw r1, #17921 @ 0x4601 │ │ │ │ ldr r3, [r5, #208] @ 0xd0 │ │ │ │ - mov r0, r6 │ │ │ │ str r3, [r5, #216] @ 0xd8 │ │ │ │ - str r7, [r5, #284] @ 0x11c │ │ │ │ - bl 21e78 <__ioctl_time64@plt> │ │ │ │ - movw r1, #17921 @ 0x4601 │ │ │ │ + bl 21de0 <__ioctl_time64@plt> │ │ │ │ cmp r0, r7 │ │ │ │ + movw r1, #17921 @ 0x4601 │ │ │ │ + mov r0, r6 │ │ │ │ strne r7, [r5, #272] @ 0x110 │ │ │ │ strne r7, [r5, #276] @ 0x114 │ │ │ │ - ldr r5, [pc, #280] @ 4a3e8 │ │ │ │ - mov r0, r6 │ │ │ │ + ldr r5, [pc, #228] @ 4b9ec │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, r5, #204 @ 0xcc │ │ │ │ - bl 21e78 <__ioctl_time64@plt> │ │ │ │ + bl 21de0 <__ioctl_time64@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - bne 4a390 │ │ │ │ + bne 4b99c │ │ │ │ ldr r3, [r5, #228] @ 0xe4 │ │ │ │ cmp r3, #16 │ │ │ │ - ldreq r3, [r5, #240] @ 0xf0 │ │ │ │ - ldreq r1, [r5, #252] @ 0xfc │ │ │ │ - ldreq r2, [r5, #264] @ 0x108 │ │ │ │ - addeq r3, r3, r1 │ │ │ │ - addeq r3, r3, r2 │ │ │ │ + bne 4b938 │ │ │ │ + ldr r3, [r5, #240] @ 0xf0 │ │ │ │ + ldr r1, [r5, #252] @ 0xfc │ │ │ │ + ldr r2, [r5, #264] @ 0x108 │ │ │ │ + add r3, r3, r1 │ │ │ │ + add r3, r3, r2 │ │ │ │ cmp r4, r3 │ │ │ │ - bne 4a1f0 │ │ │ │ + bne 4b808 │ │ │ │ movw r0, #1027 @ 0x403 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r3, [pc, #212] @ 4a3ec │ │ │ │ - mov r1, #24 │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #8 │ │ │ │ - str r1, [r3, #272] @ 0x110 │ │ │ │ - str r2, [r3, #276] @ 0x114 │ │ │ │ - ldr r3, [pc, #192] @ 4a3f0 │ │ │ │ - mov r2, #8 │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r1, #16 │ │ │ │ - str r1, [r3, #236] @ 0xec │ │ │ │ - str r2, [r3, #240] @ 0xf0 │ │ │ │ - str r2, [r3, #248] @ 0xf8 │ │ │ │ - str r2, [r3, #252] @ 0xfc │ │ │ │ - str r2, [r3, #264] @ 0x108 │ │ │ │ - b 4a284 │ │ │ │ - ldr r3, [pc, #156] @ 4a3f4 │ │ │ │ + b 4b77c │ │ │ │ + ldr r3, [pc, #160] @ 4b9f0 │ │ │ │ mov r2, #5 │ │ │ │ - add r3, pc, r3 │ │ │ │ mov r0, #11 │ │ │ │ mov r1, #6 │ │ │ │ + add r3, pc, r3 │ │ │ │ str r0, [r3, #236] @ 0xec │ │ │ │ - str r1, [r3, #252] @ 0xfc │ │ │ │ str r2, [r3, #240] @ 0xf0 │ │ │ │ str r2, [r3, #248] @ 0xf8 │ │ │ │ + str r1, [r3, #252] @ 0xfc │ │ │ │ str r2, [r3, #264] @ 0x108 │ │ │ │ - b 4a284 │ │ │ │ - ldr r3, [pc, #116] @ 4a3f8 │ │ │ │ - mov r2, #4 │ │ │ │ + b 4b8b8 │ │ │ │ + ldr r3, [pc, #120] @ 4b9f4 │ │ │ │ + mov r2, #5 │ │ │ │ + mov r1, #10 │ │ │ │ add r3, pc, r3 │ │ │ │ + b 4b8a4 │ │ │ │ + ldr r3, [pc, #104] @ 4b9f8 │ │ │ │ + mov r2, #4 │ │ │ │ mov r1, #8 │ │ │ │ - b 4a270 │ │ │ │ - bl 23b70 <__errno_location@plt> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b 4b8a4 │ │ │ │ + bl 23aa8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ - bl 23a8c │ │ │ │ - ldr r2, [pc, #88] @ 4a3fc │ │ │ │ - mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ + bl 239c4 │ │ │ │ + ldr r2, [pc, #76] @ 4b9fc │ │ │ │ mov r3, r0 │ │ │ │ + mov r1, #1 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 4a1f0 │ │ │ │ - eoreq r4, pc, r4, lsl #3 │ │ │ │ - andeq r1, r0, r8, ror #25 │ │ │ │ - ldrhteq r0, [r0], -r4 │ │ │ │ - ldrdeq r1, [r0], -r8 │ │ │ │ - eorseq r0, r0, r8, ror r0 │ │ │ │ - ldmdbpl r6, {r0, r2, r4, r6, r8, fp, ip, lr}^ │ │ │ │ - subscc r5, r9, #373293056 @ 0x16400000 │ │ │ │ - submi r5, r7, #0, 4 │ │ │ │ - strdeq pc, [pc], -ip @ │ │ │ │ - andseq r0, ip, r2, asr #14 │ │ │ │ - eoreq pc, pc, ip, lsr #31 │ │ │ │ - eoreq pc, pc, r8, lsl #31 │ │ │ │ - eoreq pc, pc, r4, asr #30 │ │ │ │ - strdeq pc, [pc], -ip @ │ │ │ │ - eoreq pc, pc, r4, ror #29 │ │ │ │ - strhteq pc, [pc], -ip @ │ │ │ │ - mlaeq pc, r0, lr, pc @ │ │ │ │ - andseq r5, r8, r4, lsl #9 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 4b808 │ │ │ │ + mlaseq r1, r8, fp, r2 │ │ │ │ + ldrhteq lr, [r1], -ip │ │ │ │ + ldrdeq r1, [r0], -r4 │ │ │ │ + andeq r1, r0, r4, asr #13 │ │ │ │ + eorseq lr, r1, r0, ror sl │ │ │ │ + ldrsbteq lr, [r1], -r8 │ │ │ │ + andseq r1, sp, sl, ror r3 │ │ │ │ + eorseq lr, r1, ip, lsl #19 │ │ │ │ + eorseq lr, r1, r4, ror r9 │ │ │ │ + eorseq lr, r1, r0, asr r9 │ │ │ │ + eorseq lr, r1, r0, lsl r9 │ │ │ │ + ldrhteq lr, [r1], -ip │ │ │ │ + mlaseq r1, r4, r8, lr │ │ │ │ + eorseq lr, r1, r0, lsl #17 │ │ │ │ + andseq r6, r9, r0, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + strd r4, [sp, #-32]! @ 0xffffffe0 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + str sl, [sp, #24] │ │ │ │ + str lr, [sp, #28] │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r8, r3 │ │ │ │ - ldr r3, [pc, #156] @ 4a4b8 │ │ │ │ + ldr r3, [pc, #192] @ 4baec │ │ │ │ ldr sl, [r1] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r3] │ │ │ │ - ldr r9, [r3, #4] │ │ │ │ ldr ip, [sp, #32] │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldm r3, {r7, r9} │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r4, [r3, #12] │ │ │ │ + ldr r5, [r0] │ │ │ │ mla ip, r1, r7, ip │ │ │ │ mul r7, r9, r7 │ │ │ │ mla r4, r9, ip, r4 │ │ │ │ cmp sl, r7 │ │ │ │ - ldr r5, [r0] │ │ │ │ - beq 4a488 │ │ │ │ + beq 4baa8 │ │ │ │ cmp r8, #0 │ │ │ │ - mulgt r9, r2, r9 │ │ │ │ movgt r6, #0 │ │ │ │ - ble 4a480 │ │ │ │ + mulgt r9, r2, r9 │ │ │ │ + ble 4ba8c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r9 │ │ │ │ add r6, r6, #1 │ │ │ │ - bl 22d0c │ │ │ │ + bl 22c68 │ │ │ │ cmp r8, r6 │ │ │ │ add r5, r5, sl │ │ │ │ add r4, r4, r7 │ │ │ │ - bne 4a45c │ │ │ │ + bne 4ba68 │ │ │ │ + ldrd r4, [sp] │ │ │ │ mov r0, #0 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldr sl, [sp, #24] │ │ │ │ + add sp, sp, #28 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ cmp sl, #0 │ │ │ │ - sublt r3, r8, #1 │ │ │ │ - mullt r3, r3, sl │ │ │ │ - rsblt sl, sl, #0 │ │ │ │ - addlt r5, r5, r3 │ │ │ │ - addlt r4, r4, r3 │ │ │ │ + blt 4bac4 │ │ │ │ mul r2, sl, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 22d0c │ │ │ │ - mov r0, #0 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - strdeq pc, [pc], -r8 @ │ │ │ │ + bl 22c68 │ │ │ │ + b 4ba8c │ │ │ │ + sub r3, r8, #1 │ │ │ │ + mul r3, r3, sl │ │ │ │ + rsb sl, sl, #0 │ │ │ │ + mul r2, sl, r8 │ │ │ │ + add r5, r5, r3 │ │ │ │ + add r4, r4, r3 │ │ │ │ + mov r1, r5 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 22c68 │ │ │ │ + b 4ba8c │ │ │ │ + eorseq lr, r1, r4, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r2, [pc, #132] @ 4a558 │ │ │ │ + ldr r2, [pc, #172] @ 4bbc0 │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [r2, #4] │ │ │ │ ldr r5, [r2] │ │ │ │ - ldr r8, [r2, #436] @ 0x1b4 │ │ │ │ - mul r5, r3, r5 │ │ │ │ + ldr r1, [r2, #4] │ │ │ │ ldr r4, [r2, #12] │ │ │ │ - cmp r5, r8 │ │ │ │ - ldr r3, [r2, #440] @ 0x1b8 │ │ │ │ + ldr r8, [r2, #436] @ 0x1b4 │ │ │ │ + mul r5, r1, r5 │ │ │ │ ldr r7, [r2, #196] @ 0xc4 │ │ │ │ - beq 4a52c │ │ │ │ + ldr r3, [r2, #440] @ 0x1b8 │ │ │ │ + cmp r5, r8 │ │ │ │ + beq 4bb7c │ │ │ │ cmp r7, #0 │ │ │ │ - pople {r4, r5, r6, r7, r8, pc} │ │ │ │ - mov r6, #0 │ │ │ │ + movgt r6, #0 │ │ │ │ + ble 4bb68 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, r5 │ │ │ │ - bl 22d0c │ │ │ │ add r6, r6, #1 │ │ │ │ + bl 22c68 │ │ │ │ cmp r7, r6 │ │ │ │ add r4, r4, r5 │ │ │ │ add r3, r0, r8 │ │ │ │ - bne 4a504 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ + bne 4bb44 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ cmp r5, #0 │ │ │ │ - sublt r2, r7, #1 │ │ │ │ - mullt r2, r2, r5 │ │ │ │ - rsblt r5, r5, #0 │ │ │ │ - addlt r4, r4, r2 │ │ │ │ - addlt r3, r3, r2 │ │ │ │ - mov r1, r4 │ │ │ │ + blt 4bba8 │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ mul r2, r5, r7 │ │ │ │ + mov r1, r4 │ │ │ │ mov r0, r3 │ │ │ │ - pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 22d0c │ │ │ │ - eoreq pc, pc, r4, asr #26 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr lr, [sp, #20] │ │ │ │ + add sp, sp, #24 │ │ │ │ + b 22c68 │ │ │ │ + sub r2, r7, #1 │ │ │ │ + mul r2, r2, r5 │ │ │ │ + rsb r5, r5, #0 │ │ │ │ + add r4, r4, r2 │ │ │ │ + add r3, r3, r2 │ │ │ │ + b 4bb84 │ │ │ │ + eorseq lr, r1, r4, lsl #14 │ │ │ │ bx lr │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #9 │ │ │ │ movhi r0, #0 │ │ │ │ movls r0, #1 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r4, [pc, #60] @ 4a5c8 │ │ │ │ + ldr r4, [pc, #72] @ 4bc44 │ │ │ │ mov r5, #0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 241e8 │ │ │ │ + bl 24120 │ │ │ │ mov r0, r4 │ │ │ │ - bl 223e8 │ │ │ │ + bl 22344 │ │ │ │ add r0, r4, #4 │ │ │ │ - bl 223e8 │ │ │ │ + bl 22344 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ str r5, [r4, #8] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ str r5, [r4, #12] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ str r5, [r4, #16] │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - eorseq r0, r0, r4, asr #8 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldrsbteq lr, [r1], -r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r4, [pc, #88] @ 4a63c │ │ │ │ + ldr r4, [pc, #100] @ 4bccc │ │ │ │ mov r5, r0 │ │ │ │ - ldr r0, [pc, #84] @ 4a640 │ │ │ │ - add r4, pc, r4 │ │ │ │ mov r6, #0 │ │ │ │ + ldr r0, [pc, #92] @ 4bcd0 │ │ │ │ + add r4, pc, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [r4, #20] │ │ │ │ - bl 21f74 │ │ │ │ + bl 21edc │ │ │ │ mov r3, r0 │ │ │ │ - ldr r0, [pc, #60] @ 4a644 │ │ │ │ + ldr r0, [pc, #72] @ 4bcd4 │ │ │ │ str r3, [r4, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 21f74 │ │ │ │ - ldr r1, [pc, #48] @ 4a648 │ │ │ │ - str r6, [r4, #24] │ │ │ │ - add r1, pc, r1 │ │ │ │ + bl 21edc │ │ │ │ + ldr r1, [pc, #60] @ 4bcd8 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r4, #16] │ │ │ │ - bl b2344 │ │ │ │ + str r6, [r4, #24] │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl b87d4 │ │ │ │ subs r0, r0, r6 │ │ │ │ + ldrd r4, [sp] │ │ │ │ movne r0, #1 │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ rsb r0, r0, #0 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - eorseq r0, r0, r8, ror #7 │ │ │ │ - mulseq r9, r0, ip │ │ │ │ - andseq r1, r8, r4, asr #26 │ │ │ │ - eoreq r1, lr, r8, asr r2 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + eorseq lr, r1, r0, ror #26 │ │ │ │ + andseq r3, sl, ip, asr r8 │ │ │ │ + andseq r2, r9, r0, lsl r9 │ │ │ │ + ldrdeq pc, [pc], -r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #3424] @ 0xd60 │ │ │ │ - ldr r3, [pc, #856] @ 4a9bc │ │ │ │ - ldr r2, [pc, #856] @ 4a9c0 │ │ │ │ + ldr r3, [pc, #848] @ 4c050 │ │ │ │ + mov r6, r1 │ │ │ │ + sub sp, sp, #648 @ 0x288 │ │ │ │ + mov r5, r0 │ │ │ │ + ldr r1, [pc, #836] @ 4c054 │ │ │ │ + ldr r2, [pc, #836] @ 4c058 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ - add r2, pc, r2 │ │ │ │ - cmp r3, #0 │ │ │ │ - ldr r3, [pc, #840] @ 4a9c4 │ │ │ │ - sub sp, sp, #648 @ 0x288 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ ldr r7, [sp, #680] @ 0x2a8 │ │ │ │ - mov r5, r0 │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r3, [r3] │ │ │ │ - str r3, [sp, #644] @ 0x284 │ │ │ │ - mov r3, #0 │ │ │ │ - beq 4a7ec │ │ │ │ - ldr r3, [pc, #804] @ 4a9c8 │ │ │ │ - ldr r2, [pc, #804] @ 4a9cc │ │ │ │ + ldr r2, [r1, r2] │ │ │ │ + cmp r3, #0 │ │ │ │ + ldr r2, [r2] │ │ │ │ + str r2, [sp, #644] @ 0x284 │ │ │ │ + mov r2, #0 │ │ │ │ + beq 4be98 │ │ │ │ + ldr r3, [pc, #796] @ 4c05c │ │ │ │ add r4, sp, #132 @ 0x84 │ │ │ │ + mov r1, #512 @ 0x200 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r2, [pc, #784] @ 4c060 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r1, #512 @ 0x200 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 250b8 │ │ │ │ + bl 24fe4 │ │ │ │ movw r1, #493 @ 0x1ed │ │ │ │ mov r0, r4 │ │ │ │ - bl 21c38 │ │ │ │ + bl 21ba0 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 4a780 │ │ │ │ - ldr r3, [pc, #756] @ 4a9d0 │ │ │ │ - ldr r2, [pc, #756] @ 4a9d4 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #748] @ 4a9d8 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r3, pc, r3 │ │ │ │ + blt 4be2c │ │ │ │ + ldr r2, [pc, #748] @ 4c064 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, #3 │ │ │ │ str r4, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r4, [pc, #724] @ 4a9dc │ │ │ │ - ldr r2, [pc, #724] @ 4a9e0 │ │ │ │ - add r4, pc, r4 │ │ │ │ + ldr r3, [pc, #736] @ 4c068 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #724] @ 4c06c │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r4, [pc, #716] @ 4c070 │ │ │ │ mov r0, #3 │ │ │ │ + mov r1, #7 │ │ │ │ + ldr r2, [pc, #708] @ 4c074 │ │ │ │ + add r4, pc, r4 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r1, #7 │ │ │ │ - bl ab6e0 │ │ │ │ + bl b155c │ │ │ │ ldr r0, [r4] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 4a82c │ │ │ │ + beq 4bed8 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, r7 │ │ │ │ - beq 4a750 │ │ │ │ - bl 241e8 │ │ │ │ + beq 4bdec │ │ │ │ + bl 24120 │ │ │ │ mov r0, r4 │ │ │ │ - bl 223e8 │ │ │ │ + bl 22344 │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 4a82c │ │ │ │ + beq 4bed8 │ │ │ │ mov r0, #0 │ │ │ │ - ldr r2, [pc, #648] @ 4a9e4 │ │ │ │ - ldr r3, [pc, #612] @ 4a9c4 │ │ │ │ + ldr r2, [pc, #640] @ 4c078 │ │ │ │ + ldr r3, [pc, #604] @ 4c058 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #644] @ 0x284 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 4a8a0 │ │ │ │ + bne 4bf4c │ │ │ │ add sp, sp, #648 @ 0x288 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - bl 23b70 <__errno_location@plt> │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + bl 23aa8 <__errno_location@plt> │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #17 │ │ │ │ - bne 4a95c │ │ │ │ + bne 4c004 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 22b44 <__stat64_time64@plt> │ │ │ │ + bl 22aa0 <__stat64_time64@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - blt 4a8a4 │ │ │ │ + blt 4bf50 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ and r2, r3, #61440 @ 0xf000 │ │ │ │ cmp r2, #16384 @ 0x4000 │ │ │ │ - bne 4a940 │ │ │ │ + bne 4bfe8 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ - beq 4a90c │ │ │ │ - ldr r3, [pc, #544] @ 4a9e8 │ │ │ │ - ldr r2, [pc, #544] @ 4a9ec │ │ │ │ + beq 4bfb4 │ │ │ │ + ldr r3, [pc, #520] @ 4c07c │ │ │ │ + mov r1, #4 │ │ │ │ + mov r0, #3 │ │ │ │ + ldr r2, [pc, #512] @ 4c080 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r3, r4} │ │ │ │ - ldr r3, [pc, #536] @ 4a9f0 │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #500] @ 4c084 │ │ │ │ add r3, pc, r3 │ │ │ │ + bl b155c │ │ │ │ + b 4bd9c │ │ │ │ + ldr r2, [pc, #488] @ 4c088 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 4a700 │ │ │ │ - ldr r2, [pc, #512] @ 4a9f4 │ │ │ │ - mov r1, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #496] @ 4a9f8 │ │ │ │ + bl b155c │ │ │ │ + ldr r2, [pc, #472] @ 4c08c │ │ │ │ mov r1, #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #480] @ 4a9fc │ │ │ │ - mov r1, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r2, [pc, #456] @ 4c090 │ │ │ │ + mov r1, #4 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 4a69c │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 4bd38 │ │ │ │ + ldr r8, [pc, #436] @ 4c094 │ │ │ │ mov r0, #0 │ │ │ │ - bl 23fb4 │ │ │ │ - ldr r8, [pc, #452] @ 4aa00 │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [r8, #20] │ │ │ │ + bl 23eec │ │ │ │ mov r4, r0 │ │ │ │ - str r3, [r0, #380] @ 0x17c │ │ │ │ - str r0, [r8] │ │ │ │ mov r0, r7 │ │ │ │ - bl a4630 │ │ │ │ - mov r3, #1 │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [r8, #20] │ │ │ │ + str r4, [r8] │ │ │ │ + str r3, [r4, #380] @ 0x17c │ │ │ │ + bl a9d08 │ │ │ │ str r0, [r4, #120] @ 0x78 │ │ │ │ - ldr r4, [r8] │ │ │ │ + mov r3, #1 │ │ │ │ mov r0, #61 @ 0x3d │ │ │ │ + ldr r4, [r8] │ │ │ │ str r3, [r4, #64] @ 0x40 │ │ │ │ str r3, [r4, #68] @ 0x44 │ │ │ │ str r5, [r4, #96] @ 0x60 │ │ │ │ str r6, [r4, #100] @ 0x64 │ │ │ │ - bl 2465c │ │ │ │ - mov r2, #0 │ │ │ │ + bl 24594 │ │ │ │ mov r1, r0 │ │ │ │ + mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 21aac │ │ │ │ + bl 21a14 │ │ │ │ cmp r0, #0 │ │ │ │ strge r7, [r8, #28] │ │ │ │ - bge 4a750 │ │ │ │ - bl 4a574 │ │ │ │ + bge 4bdec │ │ │ │ + bl 4bbdc │ │ │ │ mvn r0, #0 │ │ │ │ - b 4a754 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ + b 4bdf0 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [r8] │ │ │ │ - bl 23a8c │ │ │ │ - ldr r5, [pc, #336] @ 4aa04 │ │ │ │ - ldr ip, [pc, #336] @ 4aa08 │ │ │ │ - ldr r2, [pc, #336] @ 4aa0c │ │ │ │ - add ip, pc, ip │ │ │ │ + bl 239c4 │ │ │ │ + ldr r1, [pc, #312] @ 4c098 │ │ │ │ + str r0, [sp, #4] │ │ │ │ + mov r0, #3 │ │ │ │ + ldr r5, [pc, #304] @ 4c09c │ │ │ │ + ldr r2, [pc, #304] @ 4c0a0 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ + str r1, [sp] │ │ │ │ + mov r1, #1 │ │ │ │ + mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r0, [pc, #276] @ 4c0a4 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, #1 │ │ │ │ - mov lr, r0 │ │ │ │ - stm sp, {ip, lr} │ │ │ │ - mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr ip, [pc, #300] @ 4aa10 │ │ │ │ - ldr r2, [pc, #300] @ 4aa14 │ │ │ │ - add ip, pc, ip │ │ │ │ - mov r0, #3 │ │ │ │ + ldr r2, [pc, #268] @ 4c0a8 │ │ │ │ + add r0, pc, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r1, #1 │ │ │ │ - mov r3, r5 │ │ │ │ - str r4, [sp, #4] │ │ │ │ - str ip, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ + stm sp, {r0, r4} │ │ │ │ mov r0, #3 │ │ │ │ - bl 37dd4 │ │ │ │ - ldr r0, [pc, #260] @ 4aa18 │ │ │ │ - ldr r3, [pc, #260] @ 4aa1c │ │ │ │ - ldr r2, [pc, #260] @ 4aa20 │ │ │ │ + bl b155c │ │ │ │ + mov r0, #3 │ │ │ │ + bl 38790 │ │ │ │ + ldr r0, [pc, #240] @ 4c0ac │ │ │ │ + ldr r3, [pc, #240] @ 4c0b0 │ │ │ │ + ldr r2, [pc, #240] @ 4c0b4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r0, [sp, #4] │ │ │ │ mov r1, #1 │ │ │ │ - mov r0, #3 │ │ │ │ str r4, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ + str r0, [sp, #4] │ │ │ │ mov r0, #3 │ │ │ │ - bl 37dd4 │ │ │ │ - ldr r0, [pc, #220] @ 4aa24 │ │ │ │ - ldr r3, [pc, #220] @ 4aa28 │ │ │ │ - ldr r2, [pc, #220] @ 4aa2c │ │ │ │ + bl b155c │ │ │ │ + mov r0, #3 │ │ │ │ + bl 38790 │ │ │ │ + ldr r0, [pc, #200] @ 4c0b8 │ │ │ │ + ldr r3, [pc, #200] @ 4c0bc │ │ │ │ + ldr r2, [pc, #200] @ 4c0c0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 4a924 │ │ │ │ - bl 23a8c │ │ │ │ - ldr r5, [pc, #200] @ 4aa30 │ │ │ │ - ldr ip, [pc, #200] @ 4aa34 │ │ │ │ - ldr r2, [pc, #200] @ 4aa38 │ │ │ │ - add ip, pc, ip │ │ │ │ + b 4bfcc │ │ │ │ + bl 239c4 │ │ │ │ + ldr r1, [pc, #180] @ 4c0c4 │ │ │ │ + str r0, [sp, #4] │ │ │ │ + mov r0, #3 │ │ │ │ + ldr r5, [pc, #172] @ 4c0c8 │ │ │ │ + ldr r2, [pc, #172] @ 4c0cc │ │ │ │ + add r1, pc, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ + str r1, [sp] │ │ │ │ mov r1, #1 │ │ │ │ - mov lr, r0 │ │ │ │ - stm sp, {ip, lr} │ │ │ │ - mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr ip, [pc, #164] @ 4aa3c │ │ │ │ - ldr r2, [pc, #164] @ 4aa40 │ │ │ │ - add ip, pc, ip │ │ │ │ - mov r0, #3 │ │ │ │ + mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r1, #1 │ │ │ │ + bl b155c │ │ │ │ + ldr r0, [pc, #144] @ 4c0d0 │ │ │ │ mov r3, r5 │ │ │ │ - stm sp, {r4, ip} │ │ │ │ - bl ab6e0 │ │ │ │ - mov r0, #3 │ │ │ │ - bl 37dd4 │ │ │ │ - eorseq r0, r0, ip, ror #6 │ │ │ │ - eoreq r3, pc, r4, asr ip @ │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eorseq r0, r0, r8, lsr #6 │ │ │ │ - andseq r9, fp, r8, lsl #7 │ │ │ │ - andseq r5, r8, r4, ror r3 │ │ │ │ - andseq r5, r8, r8, ror #5 │ │ │ │ - andseq r5, r8, r4, ror r2 │ │ │ │ - eorseq r0, r0, r8, asr #5 │ │ │ │ - andseq r5, r8, r4, ror #6 │ │ │ │ - eoreq r3, pc, r4, ror #22 │ │ │ │ - andseq r5, r8, r0, asr r2 │ │ │ │ - mulseq r8, r0, r1 │ │ │ │ - andseq r5, r8, r8, lsl #3 │ │ │ │ - andseq r5, r8, r4, lsl #1 │ │ │ │ - ldrheq r5, [r8], -r8 │ │ │ │ - andseq r5, r8, ip, ror #1 │ │ │ │ - mlaseq r0, r8, r1, r0 │ │ │ │ - andseq r5, r8, r4, lsr #1 │ │ │ │ - ldrheq r5, [r8], -r8 │ │ │ │ - andseq r5, r8, r4, lsr #1 │ │ │ │ - ldrheq r5, [r8], -r0 │ │ │ │ - mulseq r8, ip, r0 │ │ │ │ - andseq r5, r8, r8, asr #1 │ │ │ │ - andseq r5, r8, r4, asr #32 │ │ │ │ - ldrheq r5, [r8], -r0 │ │ │ │ - andseq r5, r8, ip, asr r0 │ │ │ │ - andseq r5, r8, r0, lsl r0 │ │ │ │ - andseq r5, r8, r4, lsr r0 │ │ │ │ - @ instruction: 0x00184ff0 │ │ │ │ - andseq r5, r8, r4 │ │ │ │ - @ instruction: 0x00184ff0 │ │ │ │ - mulseq r8, r4, r0 │ │ │ │ - andseq r5, r8, r0, lsr r0 │ │ │ │ + ldr r2, [pc, #140] @ 4c0d4 │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + b 4bfcc │ │ │ │ + eorseq lr, r1, r0, asr #25 │ │ │ │ + ldrhteq r2, [r1], -r8 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq lr, r1, r4, lsl #25 │ │ │ │ + andseq r9, ip, r4, lsr pc │ │ │ │ + andseq r5, r9, ip, lsl pc │ │ │ │ + andseq r5, r9, r4, lsr #28 │ │ │ │ + andseq r5, r9, ip, lsl #29 │ │ │ │ + eorseq lr, r1, r4, lsr #24 │ │ │ │ + andseq r5, r9, r4, lsl pc │ │ │ │ + ldrsbteq r2, [r1], -r8 │ │ │ │ + andseq r5, r9, ip, ror #27 │ │ │ │ + andseq r5, r9, r0, lsr sp │ │ │ │ + andseq r5, r9, r4, lsr #26 │ │ │ │ + andseq r5, r9, r4, lsr #24 │ │ │ │ + andseq r5, r9, r8, asr ip │ │ │ │ + andseq r5, r9, ip, lsl #25 │ │ │ │ + eorseq lr, r1, r4, ror #21 │ │ │ │ + andseq r5, r9, r4, asr ip │ │ │ │ + andseq r5, r9, r0, asr #24 │ │ │ │ + andseq r5, r9, r4, lsr ip │ │ │ │ + andseq r5, r9, ip, asr #24 │ │ │ │ + andseq r5, r9, ip, lsr ip │ │ │ │ + andseq r5, r9, r0, ror ip │ │ │ │ + andseq r5, r9, ip, ror #23 │ │ │ │ + andseq r5, r9, r8, asr ip │ │ │ │ + andseq r5, r9, r4, lsl #24 │ │ │ │ + @ instruction: 0x00195bb8 │ │ │ │ + @ instruction: 0x00195bdc │ │ │ │ + andseq r5, r9, r4, lsr #23 │ │ │ │ + mulseq r9, r0, fp │ │ │ │ + andseq r5, r9, r4, lsl #23 │ │ │ │ + andseq r5, r9, r8, lsr ip │ │ │ │ + @ instruction: 0x00195bd8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #3864] @ 0xf18 │ │ │ │ - ldr r2, [pc, #588] @ 4aca8 │ │ │ │ - ldr r3, [pc, #588] @ 4acac │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ + ldr r2, [pc, #604] @ 4c358 │ │ │ │ sub sp, sp, #208 @ 0xd0 │ │ │ │ cmp r0, #2 │ │ │ │ mov r4, r1 │ │ │ │ + ldr r3, [pc, #592] @ 4c35c │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #204] @ 0xcc │ │ │ │ mov r3, #0 │ │ │ │ - beq 4aacc │ │ │ │ + beq 4c17c │ │ │ │ cmp r0, #13 │ │ │ │ mvnne r0, #2 │ │ │ │ - beq 4aab8 │ │ │ │ - ldr r2, [pc, #540] @ 4acb0 │ │ │ │ - ldr r3, [pc, #532] @ 4acac │ │ │ │ + beq 4c168 │ │ │ │ + ldr r2, [pc, #556] @ 4c360 │ │ │ │ + ldr r3, [pc, #548] @ 4c35c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #204] @ 0xcc │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 4ac7c │ │ │ │ + bne 4c32c │ │ │ │ add sp, sp, #208 @ 0xd0 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r1, [r1] │ │ │ │ ands r7, r1, #12288 @ 0x3000 │ │ │ │ - beq 4ab08 │ │ │ │ + beq 4c1c0 │ │ │ │ mov r0, #1 │ │ │ │ - b 4aa8c │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldr r2, [pc, #476] @ 4acb4 │ │ │ │ - cmp r3, r2 │ │ │ │ - beq 4ac04 │ │ │ │ - add r2, r2, #8 │ │ │ │ - cmp r3, r2 │ │ │ │ + b 4c12c │ │ │ │ + ldr r2, [r1] │ │ │ │ + movw r3, #16920 @ 0x4218 │ │ │ │ + movt r3, #21063 @ 0x5247 │ │ │ │ + cmp r2, r3 │ │ │ │ + beq 4c2b4 │ │ │ │ + movw r3, #16928 @ 0x4220 │ │ │ │ + movt r3, #21063 @ 0x5247 │ │ │ │ + cmp r2, r3 │ │ │ │ movne r0, #0 │ │ │ │ - bne 4aa8c │ │ │ │ - ldr r3, [pc, #452] @ 4acb8 │ │ │ │ + bne 4c12c │ │ │ │ + ldr r3, [pc, #440] @ 4c364 │ │ │ │ movw r2, #1027 @ 0x403 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #24] │ │ │ │ cmp r0, #0 │ │ │ │ movne r0, r2 │ │ │ │ - b 4aa8c │ │ │ │ - ldr r5, [pc, #428] @ 4acbc │ │ │ │ + b 4c12c │ │ │ │ + ldr r5, [pc, #416] @ 4c368 │ │ │ │ add r6, sp, #104 @ 0x68 │ │ │ │ + mov r2, #1 │ │ │ │ + mov r0, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r5, #32] │ │ │ │ - mov r2, #1 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [r5, #32] │ │ │ │ - ldr r3, [pc, #384] @ 4acc0 │ │ │ │ - mov r0, r6 │ │ │ │ + ldr r3, [pc, #368] @ 4c36c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #100 @ 0x64 │ │ │ │ mov r1, r3 │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ - ldr r1, [pc, #360] @ 4acc4 │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ + ldr r1, [pc, #348] @ 4c370 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 2372c │ │ │ │ + bl 23664 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 4ac80 │ │ │ │ - bl 23d80 │ │ │ │ - ldr r2, [r4, #36] @ 0x24 │ │ │ │ + beq 4c330 │ │ │ │ + bl 23cb8 │ │ │ │ ldr r1, [r5] │ │ │ │ - ldr r3, [r4, #40] @ 0x28 │ │ │ │ - str r2, [r1, #96] @ 0x60 │ │ │ │ - str r3, [r1, #100] @ 0x64 │ │ │ │ mov r6, r0 │ │ │ │ - strd r2, [r0, #68] @ 0x44 │ │ │ │ - str r0, [sp, #20] │ │ │ │ + ldrd r2, [r4, #36] @ 0x24 │ │ │ │ + str r6, [sp, #20] │ │ │ │ ldr r0, [r5, #28] │ │ │ │ - bl a4630 │ │ │ │ + strd r2, [r1, #96] @ 0x60 │ │ │ │ + strd r2, [r6, #68] @ 0x44 │ │ │ │ + bl a9d08 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ str r0, [r6, #80] @ 0x50 │ │ │ │ str r2, [r3] │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ add r4, sp, #24 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r3, #32] │ │ │ │ - bl 23468 │ │ │ │ - ldr r1, [sp, #20] │ │ │ │ + bl 233ac │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 226c4 │ │ │ │ + ldr r1, [sp, #20] │ │ │ │ + bl 22620 │ │ │ │ cmp r0, #0 │ │ │ │ - bge 4ac20 │ │ │ │ + bge 4c2d0 │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 22004 │ │ │ │ - ldr r2, [pc, #232] @ 4acc8 │ │ │ │ + bl 21f6c │ │ │ │ + ldr r2, [pc, #228] @ 4c374 │ │ │ │ mov r1, #2 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r0, r8 │ │ │ │ - bl 2294c │ │ │ │ + bl 228a8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 23a08 │ │ │ │ + bl 23940 │ │ │ │ mov r0, #1 │ │ │ │ - b 4aa8c │ │ │ │ - ldr r3, [pc, #192] @ 4accc │ │ │ │ + b 4c12c │ │ │ │ + ldr r3, [pc, #188] @ 4c378 │ │ │ │ movw r0, #1027 @ 0x403 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ movne r0, #0 │ │ │ │ - b 4aa8c │ │ │ │ + b 4c12c │ │ │ │ ldr r0, [r5] │ │ │ │ mov r1, r4 │ │ │ │ - bl 24794 │ │ │ │ + bl 246cc │ │ │ │ cmn r0, #11 │ │ │ │ mov r6, r0 │ │ │ │ - beq 4ac5c │ │ │ │ + beq 4c30c │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 22004 │ │ │ │ + bl 21f6c │ │ │ │ cmp r6, #0 │ │ │ │ - blt 4abd8 │ │ │ │ + blt 4c288 │ │ │ │ ldrd r0, [sp, #48] @ 0x30 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, #1 │ │ │ │ - bl 23750 │ │ │ │ - b 4abec │ │ │ │ - mov r1, r7 │ │ │ │ + bl 23688 │ │ │ │ + b 4c29c │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 226c4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 22620 │ │ │ │ ldr r0, [r5] │ │ │ │ mov r1, r4 │ │ │ │ - bl 24794 │ │ │ │ + bl 246cc │ │ │ │ mov r6, r0 │ │ │ │ - b 4ac38 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - bl 23b70 <__errno_location@plt> │ │ │ │ + b 4c2e8 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + bl 23aa8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ - bl 23a8c │ │ │ │ - ldr r2, [pc, #60] @ 4acd0 │ │ │ │ - mov r1, #2 │ │ │ │ - add r2, pc, r2 │ │ │ │ + bl 239c4 │ │ │ │ + ldr r2, [pc, #56] @ 4c37c │ │ │ │ mov r3, r0 │ │ │ │ + mov r1, #2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 4aac4 │ │ │ │ - eoreq r3, pc, r4, ror #16 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq r3, pc, ip, lsr #16 │ │ │ │ - subpl r4, r7, #24, 4 @ 0x80000001 │ │ │ │ - ldrdeq pc, [pc], -ip @ │ │ │ │ - eoreq pc, pc, r0, asr #29 │ │ │ │ - andseq r4, r8, r4, asr pc │ │ │ │ - andseq r2, r8, r0, ror #3 │ │ │ │ - @ instruction: 0x00184ef0 │ │ │ │ - eoreq pc, pc, r4, asr #27 │ │ │ │ - andseq r4, r8, r0, lsl lr │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 4c174 │ │ │ │ + eorseq r2, r1, r8, asr #3 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + mlaseq r1, ip, r1, r2 │ │ │ │ + eorseq lr, r1, r4, lsr #16 │ │ │ │ + eorseq lr, r1, r0, lsl #16 │ │ │ │ + andseq r5, r9, ip, ror #21 │ │ │ │ + andseq r2, r9, r8, ror sp │ │ │ │ + andseq r5, r9, ip, lsl #21 │ │ │ │ + eorseq lr, r1, r4, lsl r7 │ │ │ │ + andseq r5, r9, r8, lsr #19 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, lr} │ │ │ │ + strd r4, [sp, #-12]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #8] │ │ │ │ str r0, [ip, #3792] @ 0xed0 │ │ │ │ - ldr ip, [pc, #292] @ 4ae20 │ │ │ │ - ldr r3, [pc, #292] @ 4ae24 │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r2, [pc, #288] @ 4ae28 │ │ │ │ - ldr r4, [pc, #288] @ 4ae2c │ │ │ │ - ldr r3, [ip, r3] │ │ │ │ + ldr ip, [pc, #300] @ 4c4d4 │ │ │ │ sub sp, sp, #292 @ 0x124 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #7 │ │ │ │ mov r0, #3 │ │ │ │ + ldr r3, [pc, #288] @ 4c4d8 │ │ │ │ + ldr r2, [pc, #288] @ 4c4dc │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r4, [pc, #284] @ 4c4e0 │ │ │ │ + ldr r3, [ip, r3] │ │ │ │ + add r2, pc, r2 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #284] @ 0x11c │ │ │ │ mov r3, #0 │ │ │ │ - bl ab6e0 │ │ │ │ + bl b155c │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 4ad94 │ │ │ │ - vldr d7, [pc, #212] @ 4ae18 │ │ │ │ - ldr r3, [pc, #232] @ 4ae30 │ │ │ │ - ldr r1, [pc, #232] @ 4ae34 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r1, pc, r1 │ │ │ │ + beq 4c44c │ │ │ │ + ldr r3, [pc, #244] @ 4c4e4 │ │ │ │ + mov ip, #6 │ │ │ │ + movw r0, #52429 @ 0xcccd │ │ │ │ + movt r0, #52428 @ 0xcccc │ │ │ │ + movw r1, #52428 @ 0xcccc │ │ │ │ + movt r1, #16364 @ 0x3fec │ │ │ │ + ldr r2, [pc, #224] @ 4c4e8 │ │ │ │ add r5, sp, #28 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - str r1, [sp] │ │ │ │ - mov r3, #256 @ 0x100 │ │ │ │ - mov r1, #6 │ │ │ │ - vstr d7, [sp, #8] │ │ │ │ - mov r2, #1 │ │ │ │ - str r1, [sp, #16] │ │ │ │ + strd r0, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [sp] │ │ │ │ + mov r3, #256 @ 0x100 │ │ │ │ mov r1, r3 │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ - mov r1, r5 │ │ │ │ + str ip, [sp, #16] │ │ │ │ + str r2, [sp, #20] │ │ │ │ + mov r2, #1 │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 23480 │ │ │ │ + mov r1, r5 │ │ │ │ + bl 233c4 │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, #0 │ │ │ │ - bl 218e4 │ │ │ │ - ldr r4, [pc, #156] @ 4ae38 │ │ │ │ + bl 2184c │ │ │ │ + ldr r4, [pc, #152] @ 4c4ec │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 4adc4 │ │ │ │ - bl 245fc │ │ │ │ - ldr r3, [pc, #112] @ 4ae3c │ │ │ │ + beq 4c47c │ │ │ │ + bl 24534 │ │ │ │ + ldr r3, [pc, #108] @ 4c4f0 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - ldr r2, [pc, #84] @ 4ae40 │ │ │ │ - ldr r3, [pc, #52] @ 4ae24 │ │ │ │ + ldr r2, [pc, #80] @ 4c4f4 │ │ │ │ + ldr r3, [pc, #48] @ 4c4d8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #284] @ 0x11c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 4ae10 │ │ │ │ + bne 4c4d0 │ │ │ │ add sp, sp, #292 @ 0x124 │ │ │ │ - pop {r4, r5, pc} │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - nop {0} │ │ │ │ - stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ - svccc 0x00eccccc │ │ │ │ - eoreq r3, pc, r4, asr #11 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - @ instruction: 0x00184dfc │ │ │ │ - ldrdeq pc, [pc], -r8 @ │ │ │ │ - @ instruction: 0x00184ddc │ │ │ │ - @ instruction: 0x00184df0 │ │ │ │ - eoreq pc, pc, ip, asr ip @ │ │ │ │ - eoreq pc, pc, r8, lsr #24 │ │ │ │ - ldrdeq r3, [pc], -r4 @ │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #8 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eorseq r1, r1, r8, lsl pc │ │ │ │ + muleq r0, ip, ip │ │ │ │ + mulseq r9, r8, r9 │ │ │ │ + eorseq lr, r1, ip, lsr #12 │ │ │ │ + andseq r5, r9, ip, ror r9 │ │ │ │ + andseq r5, r9, r0, ror #18 │ │ │ │ + eorseq lr, r1, r4, lsr #11 │ │ │ │ + eorseq lr, r1, r0, ror r5 │ │ │ │ + eorseq r1, r1, ip, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-32]! @ 0xffffffe0 │ │ │ │ sub ip, sp, ip │ │ │ │ - str r0, [ip, #4024] @ 0xfb8 │ │ │ │ - ldr r1, [pc, #544] @ 4b07c │ │ │ │ - ldr r2, [pc, #544] @ 4b080 │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + str sl, [sp, #24] │ │ │ │ + str lr, [sp, #28] │ │ │ │ + str r0, [ip, #4032] @ 0xfc0 │ │ │ │ + ldr r1, [pc, #584] @ 4c768 │ │ │ │ + sub sp, sp, #32 │ │ │ │ + ldr r2, [pc, #580] @ 4c76c │ │ │ │ + ldr r3, [pc, #580] @ 4c770 │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r3, [pc, #540] @ 4b084 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ add r3, pc, r3 │ │ │ │ - sub sp, sp, #36 @ 0x24 │ │ │ │ + vldr s15, [r3, #24] │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #28] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [r3, #20] │ │ │ │ - vldr s15, [r3, #24] │ │ │ │ + vldr s14, [r3, #28] │ │ │ │ add r2, r2, #1 │ │ │ │ - vmov s14, r2 │ │ │ │ - vldr s13, [r3, #28] │ │ │ │ str r2, [r3, #20] │ │ │ │ + vsub.f32 s15, s15, s14 │ │ │ │ + vmov s14, r2 │ │ │ │ vcvt.f32.s32 s14, s14 │ │ │ │ - vsub.f32 s15, s15, s13 │ │ │ │ vcmpe.f32 s14, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bpl 4aed4 │ │ │ │ - ldr r2, [pc, #472] @ 4b088 │ │ │ │ - ldr r3, [pc, #460] @ 4b080 │ │ │ │ + bpl 4c5ac │ │ │ │ + ldr r2, [pc, #512] @ 4c774 │ │ │ │ + ldr r3, [pc, #500] @ 4c76c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 4b078 │ │ │ │ - add sp, sp, #36 @ 0x24 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldrd r6, [r3, #32] │ │ │ │ + bne 4c764 │ │ │ │ + add sp, sp, #32 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldr sl, [sp, #24] │ │ │ │ + add sp, sp, #28 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r4, [r3, #8] │ │ │ │ - mul fp, r7, r6 │ │ │ │ - ldr r9, [r3, #12] │ │ │ │ - ldr r3, [r3, #16] │ │ │ │ - add r0, fp, fp, lsl #1 │ │ │ │ + ldr r7, [r3, #32] │ │ │ │ + ldr r8, [r3, #36] @ 0x24 │ │ │ │ ldr sl, [r3, #12] │ │ │ │ - bl 24020 │ │ │ │ + ldr r3, [r3, #16] │ │ │ │ + mul r5, r8, r7 │ │ │ │ + add r0, r5, r5, lsl #1 │ │ │ │ + ldr r9, [r3, #12] │ │ │ │ + bl 23f58 │ │ │ │ mov r3, #256 @ 0x100 │ │ │ │ - cmp fp, #0 │ │ │ │ + cmp r5, #0 │ │ │ │ + add r1, r0, r5 │ │ │ │ + mov r6, r0 │ │ │ │ + add r5, r1, r5 │ │ │ │ str r3, [sp, #20] │ │ │ │ - mov r5, r0 │ │ │ │ - add r8, r0, fp │ │ │ │ - add r3, r0, fp, lsl #1 │ │ │ │ - ble 4af44 │ │ │ │ + ble 4c620 │ │ │ │ add r2, r4, #3 │ │ │ │ - mov lr, r3 │ │ │ │ + mov lr, r5 │ │ │ │ sub r4, r0, #1 │ │ │ │ - mov ip, r8 │ │ │ │ - ldrb r1, [r2, #-3] │ │ │ │ - strb r1, [r4, #1]! │ │ │ │ - ldrb r1, [r2, #-2] │ │ │ │ - strb r1, [ip], #1 │ │ │ │ - ldrb r1, [r2, #-1] │ │ │ │ - cmp r3, ip │ │ │ │ + mov ip, r1 │ │ │ │ + ldrb r3, [r2, #-3] │ │ │ │ add r2, r2, #3 │ │ │ │ - strb r1, [lr], #1 │ │ │ │ - bne 4af20 │ │ │ │ - mov r1, r7 │ │ │ │ + strb r3, [r4, #1]! │ │ │ │ + ldrb r3, [r2, #-5] │ │ │ │ + strb r3, [ip], #1 │ │ │ │ + cmp r5, ip │ │ │ │ + ldrb r3, [r2, #-4] │ │ │ │ + strb r3, [lr], #1 │ │ │ │ + bne 4c5fc │ │ │ │ + mov r3, r6 │ │ │ │ add r2, sp, #20 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r0, r6 │ │ │ │ - mov r3, r5 │ │ │ │ - str sl, [sp, #12] │ │ │ │ - str r9, [sp, #8] │ │ │ │ - str r8, [sp] │ │ │ │ - bl 2300c │ │ │ │ + stm sp, {r1, r5, sl} │ │ │ │ + mov r0, r7 │ │ │ │ + mov r1, r8 │ │ │ │ + str r9, [sp, #12] │ │ │ │ + bl 22f5c │ │ │ │ mov r4, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 24c8c │ │ │ │ + mov r0, r6 │ │ │ │ + bl 24bb8 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 4b038 │ │ │ │ - ldr r4, [pc, #264] @ 4b08c │ │ │ │ + beq 4c710 │ │ │ │ + ldr r4, [pc, #288] @ 4c778 │ │ │ │ mov r5, #0 │ │ │ │ - add r4, pc, r4 │ │ │ │ - vldr s14, [r4, #40] @ 0x28 │ │ │ │ - vldr s13, [r4, #44] @ 0x2c │ │ │ │ - vldr s15, [r4, #48] @ 0x30 │ │ │ │ - vldr s12, [r4, #28] │ │ │ │ - vadd.f32 s14, s14, s13 │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - vldr s13, [r4, #24] │ │ │ │ - ldr r0, [r4, #48] @ 0x30 │ │ │ │ add r3, sp, #24 │ │ │ │ - vstr s14, [r4, #40] @ 0x28 │ │ │ │ - vsub.f32 s15, s14, s15 │ │ │ │ - vldr s14, [r4, #20] │ │ │ │ mov r2, #4 │ │ │ │ + mov r1, #249 @ 0xf9 │ │ │ │ strh r5, [sp, #26] │ │ │ │ + add r4, pc, r4 │ │ │ │ + vldr s13, [r4, #24] │ │ │ │ + vldr s15, [r4, #40] @ 0x28 │ │ │ │ + vldr s14, [r4, #44] @ 0x2c │ │ │ │ + vldr s12, [r4, #28] │ │ │ │ + ldr ip, [r4, #48] @ 0x30 │ │ │ │ + vadd.f32 s15, s15, s14 │ │ │ │ + vldr s14, [r4, #48] @ 0x30 │ │ │ │ vcvt.f32.s32 s14, s14 │ │ │ │ - vcvt.s32.f32 s15, s15 │ │ │ │ + vstr s15, [r4, #40] @ 0x28 │ │ │ │ + vsub.f32 s15, s15, s14 │ │ │ │ + vldr s14, [r4, #20] │ │ │ │ str r5, [r4, #20] │ │ │ │ + vcvt.f32.s32 s14, s14 │ │ │ │ + vcvt.s32.f32 s15, s15 │ │ │ │ vadd.f32 s14, s14, s12 │ │ │ │ - vmov r1, s15 │ │ │ │ - add r0, r0, r1 │ │ │ │ - rev16 r1, r1 │ │ │ │ + vmov r0, s15 │ │ │ │ vsub.f32 s14, s14, s13 │ │ │ │ - str r0, [r4, #48] @ 0x30 │ │ │ │ - strh r1, [sp, #24] │ │ │ │ + add ip, ip, r0 │ │ │ │ + rev16 r0, r0 │ │ │ │ + strh r0, [sp, #24] │ │ │ │ ldr r0, [r4] │ │ │ │ - mov r1, #249 @ 0xf9 │ │ │ │ vstr s14, [r4, #28] │ │ │ │ - bl 249c8 │ │ │ │ + str ip, [r4, #48] @ 0x30 │ │ │ │ + bl 248f4 │ │ │ │ ldr r2, [r4, #16] │ │ │ │ - ldr r3, [r4, #32] │ │ │ │ + mov r1, r5 │ │ │ │ + str r5, [sp, #4] │ │ │ │ ldr r0, [r4] │ │ │ │ + ldr r3, [r4, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [r4, #36] @ 0x24 │ │ │ │ - mov r1, r5 │ │ │ │ - stm sp, {r2, r5} │ │ │ │ + str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ - bl 24d64 │ │ │ │ + bl 24c90 │ │ │ │ + ldr r0, [r4] │ │ │ │ ldr r3, [r4, #32] │ │ │ │ ldr r2, [r4, #36] @ 0x24 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ mul r2, r2, r3 │ │ │ │ - ldr r0, [r4] │ │ │ │ - bl 24500 │ │ │ │ - b 4aea8 │ │ │ │ - ldr r2, [pc, #80] @ 4b090 │ │ │ │ - ldr r3, [pc, #60] @ 4b080 │ │ │ │ + bl 24438 │ │ │ │ + b 4c56c │ │ │ │ + ldr r2, [pc, #100] @ 4c77c │ │ │ │ + ldr r3, [pc, #80] @ 4c76c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 4b078 │ │ │ │ - ldr r2, [pc, #48] @ 4b094 │ │ │ │ + bne 4c764 │ │ │ │ + ldr r2, [pc, #68] @ 4c780 │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - add sp, sp, #36 @ 0x24 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b ab6e0 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq r3, pc, r4, ror #8 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq pc, pc, ip, lsl #23 │ │ │ │ - eoreq r3, pc, r0, lsl r4 @ │ │ │ │ - eoreq pc, pc, r0, ror sl @ │ │ │ │ - eoreq r3, pc, r0, lsl #5 │ │ │ │ - andseq r4, r8, r0, lsl #22 │ │ │ │ + add r2, pc, r2 │ │ │ │ + add sp, sp, #32 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldr sl, [sp, #24] │ │ │ │ + ldr lr, [sp, #28] │ │ │ │ + add sp, sp, #32 │ │ │ │ + b b155c │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eorseq r1, r1, r8, lsr #27 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq lr, r1, r4, asr #9 │ │ │ │ + eorseq r1, r1, ip, asr sp │ │ │ │ + eorseq lr, r1, ip, lsl #7 │ │ │ │ + ldrhteq r1, [r1], -r8 │ │ │ │ + andseq r5, r9, r4, ror r6 │ │ │ │ cmp r0, #2 │ │ │ │ - beq 4b0c4 │ │ │ │ + beq 4c7bc │ │ │ │ cmp r0, #20 │ │ │ │ - bne 4b0dc │ │ │ │ + bne 4c7d8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 4ae44 │ │ │ │ + bl 4c4f8 │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ mov r0, #1 │ │ │ │ - pop {r4, pc} │ │ │ │ - ldr r3, [pc, #24] @ 4b0e4 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r2, [r1] │ │ │ │ + movw r3, #16920 @ 0x4218 │ │ │ │ + movt r3, #21063 @ 0x5247 │ │ │ │ movw r0, #1283 @ 0x503 │ │ │ │ cmp r2, r3 │ │ │ │ movne r0, #0 │ │ │ │ bx lr │ │ │ │ mvn r0, #2 │ │ │ │ bx lr │ │ │ │ - subpl r4, r7, #24, 4 @ 0x80000001 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + strd r4, [sp, #-32]! @ 0xffffffe0 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + str sl, [sp, #24] │ │ │ │ + str lr, [sp, #28] │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r8, r3, #0 │ │ │ │ - ldr r3, [pc, #104] @ 4b16c │ │ │ │ + ldr r3, [pc, #120] @ 4c884 │ │ │ │ + mov r9, r1 │ │ │ │ ldr ip, [sp, #32] │ │ │ │ + ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r3, #32] │ │ │ │ - mov r9, r1 │ │ │ │ - ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ - mla r1, r7, r1, ip │ │ │ │ ldr r4, [r0] │ │ │ │ + mla r1, r7, r1, ip │ │ │ │ add r1, r1, r1, lsl #1 │ │ │ │ add r3, r3, r1 │ │ │ │ - ble 4b164 │ │ │ │ + ble 4c868 │ │ │ │ add r6, r2, r2, lsl #1 │ │ │ │ - add r7, r7, r7, lsl #1 │ │ │ │ mov r5, #0 │ │ │ │ + add r7, r7, r7, lsl #1 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, r6 │ │ │ │ - bl 22d0c │ │ │ │ add r5, r5, #1 │ │ │ │ - cmp r8, r5 │ │ │ │ - mov r3, r0 │ │ │ │ + bl 22c68 │ │ │ │ + add r3, r0, r7 │ │ │ │ ldr r0, [r9] │ │ │ │ - add r3, r3, r7 │ │ │ │ + cmp r8, r5 │ │ │ │ add r4, r4, r0 │ │ │ │ - bne 4b138 │ │ │ │ + bne 4c840 │ │ │ │ + ldrd r4, [sp] │ │ │ │ mov r0, #0 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - strdeq pc, [pc], -r0 @ │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldr sl, [sp, #24] │ │ │ │ + add sp, sp, #28 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + eorseq lr, r1, r0, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ - str r0, [ip, #4032] @ 0xfc0 │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ + str r0, [ip, #4024] @ 0xfb8 │ │ │ │ + mov r5, r0 │ │ │ │ + ldr ip, [pc, #716] @ 4cb80 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ - str r1, [sp] │ │ │ │ + add r9, sp, #16 │ │ │ │ + add r8, sp, #12 │ │ │ │ + ldr r2, [pc, #704] @ 4cb84 │ │ │ │ mov r6, r1 │ │ │ │ - ldr r3, [pc, #672] @ 4b434 │ │ │ │ - ldr r1, [pc, #672] @ 4b438 │ │ │ │ - ldr r2, [pc, #672] @ 4b43c │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r1, r2] │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr ip, [pc, #656] @ 4b440 │ │ │ │ - ldr r2, [r2] │ │ │ │ - str r2, [sp, #28] │ │ │ │ - mov r2, #0 │ │ │ │ + ldr r0, [pc, #700] @ 4cb88 │ │ │ │ add ip, pc, ip │ │ │ │ - strh r3, [sp, #12] │ │ │ │ - lsr r3, r3, #16 │ │ │ │ - mov r5, r0 │ │ │ │ - strb r3, [sp, #14] │ │ │ │ - mov r3, r0 │ │ │ │ - ldm ip, {r0, r1, r2} │ │ │ │ - add r8, sp, #16 │ │ │ │ - ldr r9, [sp, #72] @ 0x48 │ │ │ │ - stm r8, {r0, r1, r2} │ │ │ │ - mov r1, #7 │ │ │ │ - ldr r2, [pc, #600] @ 4b444 │ │ │ │ - mov r0, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - bl ab6e0 │ │ │ │ - mov r0, r9 │ │ │ │ - bl c9838 │ │ │ │ - ldr r2, [pc, #580] @ 4b448 │ │ │ │ - ldr r7, [pc, #580] @ 4b44c │ │ │ │ - ldr r4, [pc, #580] @ 4b450 │ │ │ │ + ldr r3, [pc, #696] @ 4cb8c │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr lr, [ip, #8] │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldrd sl, [ip] │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldrh ip, [r0] │ │ │ │ + ldr r2, [pc, #672] @ 4cb90 │ │ │ │ + ldr r3, [r3] │ │ │ │ + str r3, [sp, #28] │ │ │ │ + mov r3, #0 │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [sp] │ │ │ │ + ldrb r0, [r0, #2] │ │ │ │ mov r1, #7 │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r4, pc, r4 │ │ │ │ + str lr, [r9, #8] │ │ │ │ + ldr r7, [sp, #80] @ 0x50 │ │ │ │ + add r2, pc, r2 │ │ │ │ + strh ip, [sp, #12] │ │ │ │ + strd sl, [sp, #16] │ │ │ │ + strb r0, [r8, #2] │ │ │ │ + mov r0, #3 │ │ │ │ + bl b155c │ │ │ │ + mov r0, r7 │ │ │ │ + ldr r4, [pc, #608] @ 4cb94 │ │ │ │ + bl d0ff0 │ │ │ │ + ldr r2, [pc, #604] @ 4cb98 │ │ │ │ mov r3, r0 │ │ │ │ + mov r1, #7 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r3, [pc, #552] @ 4b454 │ │ │ │ + ldr sl, [pc, #592] @ 4cb9c │ │ │ │ + add r4, pc, r4 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r3, [pc, #580] @ 4cba0 │ │ │ │ + add sl, pc, sl │ │ │ │ str r5, [r4, #32] │ │ │ │ str r6, [r4, #36] @ 0x24 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ + ldr r3, [sl, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - bgt 4b390 │ │ │ │ - ldr r3, [pc, #528] @ 4b458 │ │ │ │ - cmp r9, r3 │ │ │ │ - bne 4b374 │ │ │ │ + bgt 4cadc │ │ │ │ + movw r3, #16920 @ 0x4218 │ │ │ │ + movt r3, #21063 @ 0x5247 │ │ │ │ + cmp r7, r3 │ │ │ │ + bne 4cac0 │ │ │ │ mov r2, #0 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ mov r1, r2 │ │ │ │ - bl 23504 │ │ │ │ + bl 23448 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r4] │ │ │ │ - beq 4b3a8 │ │ │ │ + beq 4caf4 │ │ │ │ mov r1, #1 │ │ │ │ - bl 21ef0 │ │ │ │ + bl 21e58 │ │ │ │ ldr r7, [r4, #32] │ │ │ │ ldr r3, [r4, #36] @ 0x24 │ │ │ │ mul r7, r3, r7 │ │ │ │ add r0, r7, r7, lsl #1 │ │ │ │ - bl 24020 │ │ │ │ + bl 23f58 │ │ │ │ cmp r0, #0 │ │ │ │ - mov r9, r0 │ │ │ │ + mov sl, r0 │ │ │ │ str r0, [r4, #8] │ │ │ │ - beq 4b3f8 │ │ │ │ + beq 4cb44 │ │ │ │ mov r0, r7 │ │ │ │ - bl 24020 │ │ │ │ + bl 23f58 │ │ │ │ cmp r0, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r0, [r4, #12] │ │ │ │ - beq 4b410 │ │ │ │ + beq 4cb5c │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #256 @ 0x100 │ │ │ │ - bl 232f4 │ │ │ │ + bl 23238 │ │ │ │ cmp r0, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r0, [r4, #16] │ │ │ │ - beq 4b3c4 │ │ │ │ - mov ip, #0 │ │ │ │ + beq 4cb10 │ │ │ │ + mov r3, #0 │ │ │ │ str r0, [sp, #4] │ │ │ │ - mov r0, #0 │ │ │ │ - mov r3, #256 @ 0x100 │ │ │ │ mov r2, r6 │ │ │ │ - str r0, [r4, #40] @ 0x28 │ │ │ │ - str r0, [r4, #28] │ │ │ │ + ldr r0, [r4] │ │ │ │ mov r1, r5 │ │ │ │ + str r3, [r4, #28] │ │ │ │ + str r3, [r4, #40] @ 0x28 │ │ │ │ + mov r3, #0 │ │ │ │ + str r3, [sp] │ │ │ │ + str r3, [r4, #20] │ │ │ │ + str r3, [r4, #48] @ 0x30 │ │ │ │ + mov r3, #256 @ 0x100 │ │ │ │ + bl 22230 │ │ │ │ ldr r0, [r4] │ │ │ │ - str ip, [sp] │ │ │ │ - str ip, [r4, #48] @ 0x30 │ │ │ │ - str ip, [r4, #20] │ │ │ │ - bl 222d4 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ + bl 22fbc │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 2306c │ │ │ │ - mov r2, r8 │ │ │ │ + mov r2, r9 │ │ │ │ mov r1, #11 │ │ │ │ + bl 21bc4 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 21c5c │ │ │ │ + mov r2, r8 │ │ │ │ mov r1, #3 │ │ │ │ - add r2, sp, #12 │ │ │ │ + bl 21bc4 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 21c5c │ │ │ │ - ldr r0, [r4] │ │ │ │ - bl 2363c │ │ │ │ - ldr r2, [pc, #292] @ 4b45c │ │ │ │ + bl 23580 │ │ │ │ + ldr r2, [pc, #308] @ 4cba4 │ │ │ │ mov r1, #7 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r0, #0 │ │ │ │ - ldr r2, [pc, #272] @ 4b460 │ │ │ │ - ldr r3, [pc, #232] @ 4b43c │ │ │ │ + ldr r2, [pc, #288] @ 4cba8 │ │ │ │ + ldr r3, [pc, #256] @ 4cb8c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 4b3f4 │ │ │ │ + bne 4cb40 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldr r2, [pc, #232] @ 4b464 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r2, [pc, #228] @ 4cbac │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r0, #1 │ │ │ │ - b 4b348 │ │ │ │ - ldr r2, [pc, #208] @ 4b468 │ │ │ │ + b 4ca80 │ │ │ │ + ldr r2, [pc, #204] @ 4cbb0 │ │ │ │ mov r1, #6 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 4b344 │ │ │ │ - ldr r2, [pc, #188] @ 4b46c │ │ │ │ - ldr r3, [r4, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 4ca7c │ │ │ │ + ldr r2, [pc, #184] @ 4cbb4 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 4b388 │ │ │ │ + ldr r3, [r4, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 4cad4 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ str r7, [r4, #8] │ │ │ │ - bl 24c8c │ │ │ │ - ldr r2, [pc, #144] @ 4b470 │ │ │ │ + bl 24bb8 │ │ │ │ + ldr r2, [pc, #140] @ 4cbb8 │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ str r7, [r4, #12] │ │ │ │ - bl ab6e0 │ │ │ │ - b 4b388 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - ldr r2, [pc, #116] @ 4b474 │ │ │ │ - mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 4b388 │ │ │ │ - mov r0, r9 │ │ │ │ - bl 24c8c │ │ │ │ - ldr r2, [pc, #88] @ 4b478 │ │ │ │ + bl b155c │ │ │ │ + b 4cad4 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + ldr r2, [pc, #112] @ 4cbbc │ │ │ │ mov r1, #1 │ │ │ │ + mov r0, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 4cad4 │ │ │ │ + mov r0, sl │ │ │ │ + bl 24bb8 │ │ │ │ + ldr r2, [pc, #84] @ 4cbc0 │ │ │ │ + mov r1, #1 │ │ │ │ mov r0, #3 │ │ │ │ str r7, [r4, #8] │ │ │ │ - bl ab6e0 │ │ │ │ - b 4b388 │ │ │ │ - andseq pc, fp, r4, ror #15 │ │ │ │ - eoreq r3, pc, r8, lsr #2 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - andseq r4, r8, r0, asr #21 │ │ │ │ - mulseq r8, r4, r9 │ │ │ │ - mulseq r8, r8, r9 │ │ │ │ - strhteq r3, [pc], -r0 │ │ │ │ - eoreq pc, pc, r0, ror #15 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 4cad4 │ │ │ │ + andseq r5, r9, r0, lsl #12 │ │ │ │ + eorseq r1, r1, r0, lsl #20 │ │ │ │ + @ instruction: 0x001d02f8 │ │ │ │ muleq r0, ip, ip │ │ │ │ - subpl r4, r7, #24, 4 @ 0x80000001 │ │ │ │ - andseq r4, r8, r4, lsr #18 │ │ │ │ - eoreq r2, pc, r0, ror pc @ │ │ │ │ - andseq r4, r8, r8, ror #16 │ │ │ │ - andseq r4, r8, ip, lsr #16 │ │ │ │ - andseq r4, r8, r4, ror #16 │ │ │ │ - andseq r4, r8, r4, ror #16 │ │ │ │ - andseq r4, r8, r4, asr #16 │ │ │ │ - andseq r4, r8, r4, lsr #16 │ │ │ │ + andseq r5, r9, r0, asr #9 │ │ │ │ + eorseq lr, r1, ip, lsr #1 │ │ │ │ + andseq r5, r9, r4, lsr #9 │ │ │ │ + eorseq r1, r1, r8, ror r9 │ │ │ │ + andeq r1, r0, r8, lsl #25 │ │ │ │ + andseq r5, r9, r8, lsr r4 │ │ │ │ + eorseq r1, r1, r8, asr #16 │ │ │ │ + andseq r5, r9, r8, ror #6 │ │ │ │ + andseq r5, r9, ip, lsr #6 │ │ │ │ + andseq r5, r9, r0, ror #6 │ │ │ │ + andseq r5, r9, r0, ror #6 │ │ │ │ + andseq r5, r9, r4, asr #6 │ │ │ │ + andseq r5, r9, r0, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r4, [pc, #336] @ 4b5e4 │ │ │ │ - ldr r1, [pc, #336] @ 4b5e8 │ │ │ │ - sub sp, sp, #8 │ │ │ │ + ldr r4, [pc, #360] @ 4cd4c │ │ │ │ mov r3, #0 │ │ │ │ + sub sp, sp, #8 │ │ │ │ + ldr r1, [pc, #352] @ 4cd50 │ │ │ │ + ldr r6, [pc, #352] @ 4cd54 │ │ │ │ add r4, pc, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #52] @ 0x34 │ │ │ │ - bl b2344 │ │ │ │ - ldr r6, [pc, #312] @ 4b5ec │ │ │ │ - add r6, pc, r6 │ │ │ │ + bl b87d4 │ │ │ │ subs r5, r0, #0 │ │ │ │ - bne 4b5c4 │ │ │ │ - ldr r3, [pc, #300] @ 4b5f0 │ │ │ │ - vldr s14, [r4, #52] @ 0x34 │ │ │ │ + add r6, pc, r6 │ │ │ │ + bne 4cd2c │ │ │ │ + ldr r3, [pc, #324] @ 4cd58 │ │ │ │ + vldr s15, [r4, #52] @ 0x34 │ │ │ │ ldr r6, [r6, r3] │ │ │ │ - vldr s15, [r6] │ │ │ │ - vcmpe.f32 s14, s15 │ │ │ │ + vldr s14, [r6] │ │ │ │ + vcmpe.f32 s15, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - vmovgt.f32 s14, s15 │ │ │ │ - vstrgt s15, [r4, #52] @ 0x34 │ │ │ │ - vcmpe.f32 s14, #0.0 │ │ │ │ + vmovgt.f32 s15, s14 │ │ │ │ + vstrgt s14, [r4, #52] @ 0x34 │ │ │ │ + vcmpe.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bls 4b568 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - ldr r2, [pc, #256] @ 4b5f4 │ │ │ │ + bls 4ccc4 │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ + ldr r2, [pc, #280] @ 4cd5c │ │ │ │ mov r1, #6 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - vstr d7, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r4, [pc, #236] @ 4b5f8 │ │ │ │ - vldr s14, [pc, #208] @ 4b5e0 │ │ │ │ - add r4, pc, r4 │ │ │ │ - vldr s15, [r4, #52] @ 0x34 │ │ │ │ + add r2, pc, r2 │ │ │ │ + vstr d16, [sp] │ │ │ │ + bl b155c │ │ │ │ + ldr r4, [pc, #260] @ 4cd60 │ │ │ │ vldr s12, [r6] │ │ │ │ + vldr s13, [pc, #228] @ 4cd48 │ │ │ │ + add r4, pc, r4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ - vdiv.f32 s13, s14, s15 │ │ │ │ + vldr s15, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ - vdiv.f32 s14, s12, s15 │ │ │ │ - vstr s13, [r4, #44] @ 0x2c │ │ │ │ - vstr s14, [r4, #24] │ │ │ │ - beq 4b598 │ │ │ │ - ldr r2, [pc, #192] @ 4b5fc │ │ │ │ + vdiv.f32 s14, s13, s15 │ │ │ │ + vdiv.f32 s13, s12, s15 │ │ │ │ + vstr s13, [r4, #24] │ │ │ │ + vstr s14, [r4, #44] @ 0x2c │ │ │ │ + beq 4cd00 │ │ │ │ + ldr r2, [pc, #216] @ 4cd64 │ │ │ │ mov r1, #6 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #176] @ 4b600 │ │ │ │ - mov r1, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r2, [pc, #200] @ 4cd68 │ │ │ │ + mov r1, #7 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - ldr r3, [pc, #148] @ 4b604 │ │ │ │ - ldr r2, [pc, #148] @ 4b608 │ │ │ │ - ldr r0, [pc, #148] @ 4b60c │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r3, [pc, #160] @ 4cd6c │ │ │ │ + mov r1, #0 │ │ │ │ + movt r1, #16544 @ 0x40a0 │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r2, [pc, #148] @ 4cd70 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r0, [r3, #52] @ 0x34 │ │ │ │ - vmov.f64 d7, #20 @ 0x40a00000 5.0 │ │ │ │ + str r1, [r3, #52] @ 0x34 │ │ │ │ + mov r1, #0 │ │ │ │ + movt r1, #16404 @ 0x4014 │ │ │ │ add r2, pc, r2 │ │ │ │ + strd r0, [sp] │ │ │ │ mov r1, #6 │ │ │ │ - vstr d7, [sp] │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 4b504 │ │ │ │ - ldr r0, [pc, #112] @ 4b610 │ │ │ │ + bl b155c │ │ │ │ + b 4cc54 │ │ │ │ + ldr r0, [pc, #108] @ 4cd74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 21f74 │ │ │ │ - ldr r2, [pc, #104] @ 4b614 │ │ │ │ - mov r1, #6 │ │ │ │ - add r2, pc, r2 │ │ │ │ + bl 21edc │ │ │ │ + ldr r2, [pc, #100] @ 4cd78 │ │ │ │ mov r3, r0 │ │ │ │ + mov r1, #6 │ │ │ │ mov r0, #3 │ │ │ │ str r3, [r4, #4] │ │ │ │ - bl ab6e0 │ │ │ │ - b 4b548 │ │ │ │ - ldr r2, [pc, #76] @ 4b618 │ │ │ │ - mov r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 4cc98 │ │ │ │ + ldr r2, [pc, #72] @ 4cd7c │ │ │ │ + mov r1, #0 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ mvn r5, #0 │ │ │ │ - b 4b55c │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 4ccac │ │ │ │ sbcmi r0, r8, #0 │ │ │ │ - eoreq pc, pc, r8, asr r5 @ │ │ │ │ - eoreq r0, lr, r8, asr r4 │ │ │ │ - eoreq r2, pc, r0, lsl lr @ │ │ │ │ - andeq r1, r0, r0, asr #18 │ │ │ │ - mulseq r8, ip, r8 │ │ │ │ - eoreq pc, pc, r8, ror #9 │ │ │ │ - mulseq r8, ip, r8 │ │ │ │ - andseq r4, r8, r8, lsr #17 │ │ │ │ - eoreq pc, pc, r0, lsl #9 │ │ │ │ - @ instruction: 0x001847f4 │ │ │ │ - adcmi r0, r0, r0 │ │ │ │ - andseq r4, r8, r8, lsl r8 │ │ │ │ - andseq r4, r8, r0, lsl r8 │ │ │ │ - @ instruction: 0x001846b8 │ │ │ │ + eorseq sp, r1, r4, lsl #28 │ │ │ │ + eoreq lr, pc, r4, lsl sp @ │ │ │ │ + eorseq r1, r1, ip, asr #13 │ │ │ │ + andeq r1, r0, ip, lsr #18 │ │ │ │ + mulseq r9, r8, r3 │ │ │ │ + mlaseq r1, r4, sp, sp │ │ │ │ + mulseq r9, r8, r3 │ │ │ │ + andseq r5, r9, r4, lsr #7 │ │ │ │ + eorseq sp, r1, ip, lsl sp │ │ │ │ + @ instruction: 0x001952dc │ │ │ │ + andseq r5, r9, r0, lsl #6 │ │ │ │ + andseq r5, r9, ip, ror #5 │ │ │ │ + mulseq r9, r8, r1 │ │ │ │ bx lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ - ldr r3, [pc, #28] @ 4b65c │ │ │ │ - ldr r2, [pc, #28] @ 4b660 │ │ │ │ + ldr r3, [pc, #28] @ 4cdc4 │ │ │ │ + ldr r2, [pc, #28] @ 4cdc8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r3, [r2] │ │ │ │ clz r3, r3 │ │ │ │ lsr r3, r3, #5 │ │ │ │ str r3, [r2] │ │ │ │ bx lr │ │ │ │ - eoreq r2, pc, r0, lsl #25 │ │ │ │ - andeq r1, r0, r4, lsl sp │ │ │ │ + eorseq r1, r1, r8, lsr #10 │ │ │ │ + andeq r1, r0, r0, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ - str r0, [ip, #3552] @ 0xde0 │ │ │ │ - ldr r2, [pc, #404] @ 4b810 │ │ │ │ - ldr r3, [pc, #404] @ 4b814 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - sub sp, sp, #524 @ 0x20c │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ + str r0, [ip, #3560] @ 0xde8 │ │ │ │ + ldr r2, [pc, #416] @ 4cf8c │ │ │ │ + sub sp, sp, #520 @ 0x208 │ │ │ │ subs r5, r0, #0 │ │ │ │ mov r6, r1 │ │ │ │ + ldr r3, [pc, #404] @ 4cf90 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #516] @ 0x204 │ │ │ │ mov r3, #0 │ │ │ │ - beq 4b728 │ │ │ │ - ldr r3, [pc, #368] @ 4b818 │ │ │ │ + beq 4ce98 │ │ │ │ + ldr r3, [pc, #380] @ 4cf94 │ │ │ │ add r2, sp, #12 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r3, [r3] │ │ │ │ movw r1, #35714 @ 0x8b82 │ │ │ │ mov r0, r6 │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r3, [r3] │ │ │ │ blx r3 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 4b6e4 │ │ │ │ - ldr r3, [pc, #332] @ 4b81c │ │ │ │ - ldr r2, [pc, #332] @ 4b820 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ + bne 4ce54 │ │ │ │ + ldr r3, [pc, #344] @ 4cf98 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r3, [pc, #312] @ 4b824 │ │ │ │ - mov r2, #0 │ │ │ │ + ldr r2, [pc, #336] @ 4cf9c │ │ │ │ add r3, pc, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r3, [pc, #324] @ 4cfa0 │ │ │ │ + mov r2, #0 │ │ │ │ add r4, sp, #16 │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ mov r0, r6 │ │ │ │ - mov r3, r4 │ │ │ │ mov r1, #500 @ 0x1f4 │ │ │ │ strb r2, [sp, #16] │ │ │ │ - blx r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r6, [r3, #8] │ │ │ │ + mov r3, r4 │ │ │ │ + blx r6 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 4b800 │ │ │ │ - ldr r3, [pc, #264] @ 4b828 │ │ │ │ + beq 4cf7c │ │ │ │ + ldr r3, [pc, #276] @ 4cfa4 │ │ │ │ mov r5, #6 │ │ │ │ add r3, pc, r3 │ │ │ │ - b 4b7ac │ │ │ │ - ldr r3, [pc, #252] @ 4b82c │ │ │ │ + b 4cf1c │ │ │ │ + ldr r3, [pc, #264] @ 4cfa8 │ │ │ │ add r2, sp, #12 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r3, [r3, #4] │ │ │ │ movw r1, #35713 @ 0x8b81 │ │ │ │ mov r0, r6 │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r3, [r3, #4] │ │ │ │ blx r3 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 4b76c │ │ │ │ - ldr r3, [pc, #216] @ 4b830 │ │ │ │ - ldr r2, [pc, #216] @ 4b834 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ + bne 4cedc │ │ │ │ + ldr r3, [pc, #228] @ 4cfac │ │ │ │ mov r1, #1 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r3, [pc, #196] @ 4b838 │ │ │ │ - mov r2, #0 │ │ │ │ + ldr r2, [pc, #220] @ 4cfb0 │ │ │ │ add r3, pc, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r1, [pc, #208] @ 4cfb4 │ │ │ │ + mov r2, #0 │ │ │ │ add r4, sp, #16 │ │ │ │ - ldr r5, [r3, #12] │ │ │ │ - mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ - mov r1, #500 @ 0x1f4 │ │ │ │ + mov r0, r6 │ │ │ │ strb r2, [sp, #16] │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r5, [r1, #12] │ │ │ │ + mov r1, #500 @ 0x1f4 │ │ │ │ blx r5 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 4b7f0 │ │ │ │ - ldr r3, [pc, #148] @ 4b83c │ │ │ │ + bne 4cf6c │ │ │ │ + ldr r3, [pc, #160] @ 4cfb8 │ │ │ │ mov r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #140] @ 4b840 │ │ │ │ + ldr r2, [pc, #152] @ 4cfbc │ │ │ │ mov r1, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ str r4, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #120] @ 4b844 │ │ │ │ - ldr r3, [pc, #68] @ 4b814 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r2, [pc, #132] @ 4cfc0 │ │ │ │ + ldr r3, [pc, #80] @ 4cf90 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #516] @ 0x204 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 4b80c │ │ │ │ - add sp, sp, #524 @ 0x20c │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ - ldr r3, [pc, #80] @ 4b848 │ │ │ │ + bne 4cf88 │ │ │ │ + add sp, sp, #520 @ 0x208 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r3, [pc, #80] @ 4cfc4 │ │ │ │ mov r5, #6 │ │ │ │ add r3, pc, r3 │ │ │ │ - b 4b7ac │ │ │ │ - ldr r3, [pc, #68] @ 4b84c │ │ │ │ + b 4cf1c │ │ │ │ + ldr r3, [pc, #68] @ 4cfc8 │ │ │ │ add r3, pc, r3 │ │ │ │ - b 4b7ac │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq r2, pc, r4, asr #24 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq pc, pc, r4, lsl #7 │ │ │ │ - mulseq r8, r0, r7 │ │ │ │ - mulseq r8, r4, r7 │ │ │ │ - eoreq pc, pc, r0, asr #6 │ │ │ │ - andseq r4, r8, ip, lsr #14 │ │ │ │ - strdeq pc, [pc], -ip @ │ │ │ │ - andseq r4, r8, r8, lsr #14 │ │ │ │ - andseq r4, r8, ip, lsl #14 │ │ │ │ - strhteq pc, [pc], -r8 @ │ │ │ │ - andseq r4, r8, ip, lsr #13 │ │ │ │ - @ instruction: 0x001846d8 │ │ │ │ - strdeq r2, [pc], -r4 @ │ │ │ │ - andseq r4, r8, ip, asr r6 │ │ │ │ - andseq r4, r8, r8, asr #12 │ │ │ │ + b 4cf1c │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + ldrsbteq r1, [r1], -r8 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq sp, r1, ip, lsl #24 │ │ │ │ + andseq r5, r9, r8, ror #4 │ │ │ │ + andseq r5, r9, ip, ror #4 │ │ │ │ + eorseq sp, r1, r0, asr #23 │ │ │ │ + andseq r5, r9, ip, lsl #4 │ │ │ │ + eorseq sp, r1, r4, lsl #23 │ │ │ │ + andseq r5, r9, r0, lsl #4 │ │ │ │ + andseq r5, r9, r4, ror #3 │ │ │ │ + eorseq sp, r1, r8, lsr fp │ │ │ │ + andseq r5, r9, ip, lsl #3 │ │ │ │ + @ instruction: 0x001951b0 │ │ │ │ + mlaseq r1, r4, r3, r1 │ │ │ │ + andseq r5, r9, r0, lsr r1 │ │ │ │ + andseq r5, r9, ip, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, lr} │ │ │ │ + strd r4, [sp, #-12]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #8] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r5, [pc, #104] @ 4b8d0 │ │ │ │ + ldr r5, [pc, #112] @ 4d058 │ │ │ │ sub sp, sp, #12 │ │ │ │ + str r1, [sp, #4] │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ - str r1, [sp, #4] │ │ │ │ blx r3 │ │ │ │ - ldr r2, [pc, #84] @ 4b8d4 │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r1, #7 │ │ │ │ + ldr r2, [pc, #92] @ 4d05c │ │ │ │ mov r4, r0 │ │ │ │ + mov r1, #7 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ ldr ip, [r5, #20] │ │ │ │ add r2, sp, #4 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #0 │ │ │ │ blx ip │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #0 │ │ │ │ - bl 4b664 │ │ │ │ + bl 4cdcc │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ - pop {r4, r5, pc} │ │ │ │ - eoreq pc, pc, r4, asr #3 │ │ │ │ - andseq r4, r8, r4, lsr #12 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #8 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + eorseq sp, r1, r0, asr #20 │ │ │ │ + andseq r5, r9, r8, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r6, [pc, #68] @ 4b934 │ │ │ │ + ldr r6, [pc, #80] @ 4d0d0 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, #28] │ │ │ │ blx r3 │ │ │ │ - ldr r1, [pc, #56] @ 4b938 │ │ │ │ - add r1, pc, r1 │ │ │ │ + ldr r1, [pc, #68] @ 4d0d4 │ │ │ │ mov r4, r0 │ │ │ │ movw r0, #35633 @ 0x8b31 │ │ │ │ - bl 4b850 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 4cfcc │ │ │ │ ldr r3, [r6, #32] │ │ │ │ - mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ + mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ - mov r0, r5 │ │ │ │ ldr r3, [r6, #36] @ 0x24 │ │ │ │ + mov r0, r5 │ │ │ │ blx r3 │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - eoreq pc, pc, r0, asr #2 │ │ │ │ - andseq pc, fp, r4, lsr #2 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldrhteq sp, [r1], -r0 │ │ │ │ + @ instruction: 0x001cfbdc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #3872] @ 0xf20 │ │ │ │ sub sp, sp, #200 @ 0xc8 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [sp, #232] @ 0xe8 │ │ │ │ + mov r6, r2 │ │ │ │ ldrb ip, [sp, #224] @ 0xe0 │ │ │ │ - cmp r1, #0 │ │ │ │ ldrb lr, [sp, #228] @ 0xe4 │ │ │ │ - mov r6, r2 │ │ │ │ - bne 4ba8c │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 4d240 │ │ │ │ vldr s15, [sp, #236] @ 0xec │ │ │ │ - vmov.f64 d5, #112 @ 0x3f800000 1.0 │ │ │ │ - ldr r8, [pc, #1284] @ 4be80 │ │ │ │ - vcvt.f64.s32 d6, s15 │ │ │ │ + vmov.f64 d18, #112 @ 0x3f800000 1.0 │ │ │ │ + ldr r8, [pc, #1276] @ 4d620 │ │ │ │ + vcvt.f64.s32 d17, s15 │ │ │ │ vldr s15, [sp, #240] @ 0xf0 │ │ │ │ add r8, pc, r8 │ │ │ │ - vcvt.f64.s32 d4, s15 │ │ │ │ - vdiv.f64 d7, d5, d6 │ │ │ │ - vdiv.f64 d6, d5, d4 │ │ │ │ - vcvt.f32.f64 s14, d7 │ │ │ │ - vcvt.f32.f64 s12, d6 │ │ │ │ - ldr r2, [pc, #1252] @ 4be84 │ │ │ │ + vcvt.f64.s32 d19, s15 │ │ │ │ + vdiv.f64 d16, d18, d17 │ │ │ │ + vdiv.f64 d17, d18, d19 │ │ │ │ + vcvt.f32.f64 s15, d16 │ │ │ │ + vcvt.f32.f64 s14, d17 │ │ │ │ + ldr r2, [pc, #1244] @ 4d624 │ │ │ │ ldr r4, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ ldr r7, [r6] │ │ │ │ + add r2, pc, r2 │ │ │ │ cmp r0, #5 │ │ │ │ - bhi 4ba64 │ │ │ │ + bhi 4d208 │ │ │ │ ldrb r2, [r2, r0] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop {0} │ │ │ │ - vcvt.f64.f32 d6, s12 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - vmov.f64 d5, #96 @ 0x3f000000 0.5 │ │ │ │ - ldr r3, [pc, #1208] @ 4be88 │ │ │ │ + vcvt.f64.f32 d17, s14 │ │ │ │ + vmov.f64 d18, #96 @ 0x3f000000 0.5 │ │ │ │ + ldr r3, [pc, #1204] @ 4d628 │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ mov r1, r7 │ │ │ │ - vmul.f64 d6, d6, d5 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r2, #1 │ │ │ │ + str ip, [sp, #40] @ 0x28 │ │ │ │ + str lr, [sp, #44] @ 0x2c │ │ │ │ + str ip, [sp, #48] @ 0x30 │ │ │ │ add r3, pc, r3 │ │ │ │ - vmul.f64 d7, d7, d5 │ │ │ │ + str lr, [sp, #52] @ 0x34 │ │ │ │ + vmul.f64 d17, d17, d18 │ │ │ │ sub r3, r3, #3456 @ 0xd80 │ │ │ │ + vmul.f64 d16, d16, d18 │ │ │ │ sub r3, r3, #8 │ │ │ │ - vneg.f64 d5, d6 │ │ │ │ - mov r0, r4 │ │ │ │ - str r3, [sp] │ │ │ │ - vstr d6, [sp, #16] │ │ │ │ + stm sp, {r3, lr} │ │ │ │ mvn r3, #0 │ │ │ │ - mov r2, #1 │ │ │ │ - vstr d7, [sp, #24] │ │ │ │ - str ip, [sp, #40] @ 0x28 │ │ │ │ - str lr, [sp, #4] │ │ │ │ - vstr d7, [sp, #8] │ │ │ │ - str lr, [sp, #100] @ 0x64 │ │ │ │ - str r8, [sp, #96] @ 0x60 │ │ │ │ - vstr d5, [sp, #32] │ │ │ │ - str ip, [sp, #92] @ 0x5c │ │ │ │ - str r8, [sp, #88] @ 0x58 │ │ │ │ - vstr d0, [sp, #120] @ 0x78 │ │ │ │ - str ip, [sp, #84] @ 0x54 │ │ │ │ - str r8, [sp, #80] @ 0x50 │ │ │ │ - vstr d0, [sp, #112] @ 0x70 │ │ │ │ - str ip, [sp, #76] @ 0x4c │ │ │ │ - str r8, [sp, #72] @ 0x48 │ │ │ │ - vstr d0, [sp, #104] @ 0x68 │ │ │ │ + vneg.f64 d18, d17 │ │ │ │ + vstr d16, [sp, #8] │ │ │ │ + vstr d17, [sp, #16] │ │ │ │ + vstr d16, [sp, #24] │ │ │ │ + vstr d18, [sp, #32] │ │ │ │ + str ip, [sp, #56] @ 0x38 │ │ │ │ + str ip, [sp, #60] @ 0x3c │ │ │ │ str r8, [sp, #64] @ 0x40 │ │ │ │ str ip, [sp, #68] @ 0x44 │ │ │ │ - str ip, [sp, #60] @ 0x3c │ │ │ │ - str ip, [sp, #56] @ 0x38 │ │ │ │ - str ip, [sp, #48] @ 0x30 │ │ │ │ - str lr, [sp, #52] @ 0x34 │ │ │ │ - str lr, [sp, #44] @ 0x2c │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ + str r8, [sp, #72] @ 0x48 │ │ │ │ + str ip, [sp, #76] @ 0x4c │ │ │ │ + str r8, [sp, #80] @ 0x50 │ │ │ │ + str ip, [sp, #84] @ 0x54 │ │ │ │ + str r8, [sp, #88] @ 0x58 │ │ │ │ + str ip, [sp, #92] @ 0x5c │ │ │ │ + str r8, [sp, #96] @ 0x60 │ │ │ │ + str lr, [sp, #100] @ 0x64 │ │ │ │ + vstr d0, [sp, #104] @ 0x68 │ │ │ │ + vstr d0, [sp, #112] @ 0x70 │ │ │ │ + vstr d0, [sp, #120] @ 0x78 │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ ldr r4, [r5] │ │ │ │ ldr r7, [r6] │ │ │ │ mov r0, r4 │ │ │ │ - bl 240d4 │ │ │ │ + bl 2400c │ │ │ │ sub r7, r7, r0 │ │ │ │ - str r7, [r6] │ │ │ │ mov r0, r4 │ │ │ │ - bl 240d4 │ │ │ │ + str r7, [r6] │ │ │ │ + bl 2400c │ │ │ │ add r4, r4, r0 │ │ │ │ str r4, [r5] │ │ │ │ add sp, sp, #200 @ 0xc8 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r8, [pc, #1016] @ 4be8c │ │ │ │ - vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r8, [pc, #996] @ 4d62c │ │ │ │ + vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ + vmov.f32 s14, s15 │ │ │ │ add r8, pc, r8 │ │ │ │ - vmov.f32 s12, s14 │ │ │ │ - b 4b998 │ │ │ │ - vcvt.f64.f32 d6, s12 │ │ │ │ - vldr d5, [pc, #972] @ 4be78 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - vmov.f64 d3, #120 @ 0x3fc00000 1.5 │ │ │ │ - ldr r3, [pc, #984] @ 4be90 │ │ │ │ - vmul.f64 d4, d6, d5 │ │ │ │ - add r3, pc, r3 │ │ │ │ - vmul.f64 d5, d7, d5 │ │ │ │ - sub r3, r3, #3008 @ 0xbc0 │ │ │ │ - vmul.f64 d6, d6, d3 │ │ │ │ - sub r3, r3, #8 │ │ │ │ - vmul.f64 d7, d7, d3 │ │ │ │ - vstr d0, [sp, #192] @ 0xc0 │ │ │ │ - vneg.f64 d3, d4 │ │ │ │ + b 4d140 │ │ │ │ + vcvt.f64.f32 d17, s14 │ │ │ │ + vldr d18, [pc, #952] @ 4d618 │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ + vmov.f64 d20, #120 @ 0x3fc00000 1.5 │ │ │ │ mov r1, r7 │ │ │ │ - vstr d0, [sp, #184] @ 0xb8 │ │ │ │ mov r0, r4 │ │ │ │ - str lr, [sp, #172] @ 0xac │ │ │ │ - vstr d0, [sp, #176] @ 0xb0 │ │ │ │ - str ip, [sp, #164] @ 0xa4 │ │ │ │ - str ip, [sp, #156] @ 0x9c │ │ │ │ - vstr d6, [sp, #56] @ 0x38 │ │ │ │ - str ip, [sp, #148] @ 0x94 │ │ │ │ - str ip, [sp, #140] @ 0x8c │ │ │ │ - str lr, [sp, #136] @ 0x88 │ │ │ │ - str ip, [sp, #132] @ 0x84 │ │ │ │ - str lr, [sp, #128] @ 0x80 │ │ │ │ - str ip, [sp, #124] @ 0x7c │ │ │ │ - str ip, [sp, #116] @ 0x74 │ │ │ │ - str ip, [sp, #108] @ 0x6c │ │ │ │ - str ip, [sp, #100] @ 0x64 │ │ │ │ - str ip, [sp, #92] @ 0x5c │ │ │ │ - str ip, [sp, #84] @ 0x54 │ │ │ │ - str ip, [sp, #80] @ 0x50 │ │ │ │ - str lr, [sp, #76] @ 0x4c │ │ │ │ - str ip, [sp, #72] @ 0x48 │ │ │ │ + ldr r3, [pc, #956] @ 4d630 │ │ │ │ + mov r2, #1 │ │ │ │ str ip, [sp, #64] @ 0x40 │ │ │ │ str lr, [sp, #68] @ 0x44 │ │ │ │ - mov r2, #1 │ │ │ │ - str r8, [sp, #168] @ 0xa8 │ │ │ │ - str r8, [sp, #160] @ 0xa0 │ │ │ │ - str r8, [sp, #152] @ 0x98 │ │ │ │ - str r8, [sp, #144] @ 0x90 │ │ │ │ - str r8, [sp, #120] @ 0x78 │ │ │ │ - str r8, [sp, #112] @ 0x70 │ │ │ │ - str r8, [sp, #104] @ 0x68 │ │ │ │ - str r8, [sp, #96] @ 0x60 │ │ │ │ + str ip, [sp, #72] @ 0x48 │ │ │ │ + vmul.f64 d19, d17, d18 │ │ │ │ + vmul.f64 d18, d16, d18 │ │ │ │ + str lr, [sp, #76] @ 0x4c │ │ │ │ + vmul.f64 d17, d17, d20 │ │ │ │ + vmul.f64 d16, d16, d20 │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub r3, r3, #3008 @ 0xbc0 │ │ │ │ + sub r3, r3, #8 │ │ │ │ + vneg.f64 d20, d19 │ │ │ │ + vstr d17, [sp, #56] @ 0x38 │ │ │ │ + str ip, [sp, #80] @ 0x50 │ │ │ │ + str ip, [sp, #84] @ 0x54 │ │ │ │ str r8, [sp, #88] @ 0x58 │ │ │ │ - vstr d7, [sp, #48] @ 0x30 │ │ │ │ - str r3, [sp] │ │ │ │ - str lr, [sp, #40] @ 0x28 │ │ │ │ - vstr d3, [sp, #32] │ │ │ │ + str ip, [sp, #92] @ 0x5c │ │ │ │ + str r8, [sp, #96] @ 0x60 │ │ │ │ + str ip, [sp, #100] @ 0x64 │ │ │ │ + str r8, [sp, #104] @ 0x68 │ │ │ │ + str ip, [sp, #108] @ 0x6c │ │ │ │ + str r8, [sp, #112] @ 0x70 │ │ │ │ + str ip, [sp, #116] @ 0x74 │ │ │ │ + str r8, [sp, #120] @ 0x78 │ │ │ │ + str ip, [sp, #124] @ 0x7c │ │ │ │ + str lr, [sp, #128] @ 0x80 │ │ │ │ + str ip, [sp, #132] @ 0x84 │ │ │ │ + str lr, [sp, #136] @ 0x88 │ │ │ │ + str ip, [sp, #140] @ 0x8c │ │ │ │ + str r8, [sp, #144] @ 0x90 │ │ │ │ + str ip, [sp, #148] @ 0x94 │ │ │ │ + str r8, [sp, #152] @ 0x98 │ │ │ │ + str ip, [sp, #156] @ 0x9c │ │ │ │ + str r8, [sp, #160] @ 0xa0 │ │ │ │ + str ip, [sp, #164] @ 0xa4 │ │ │ │ + str r8, [sp, #168] @ 0xa8 │ │ │ │ + str lr, [sp, #172] @ 0xac │ │ │ │ + vstr d0, [sp, #176] @ 0xb0 │ │ │ │ + vstr d0, [sp, #184] @ 0xb8 │ │ │ │ + vstr d0, [sp, #192] @ 0xc0 │ │ │ │ + vstr d16, [sp, #48] @ 0x30 │ │ │ │ + stm sp, {r3, lr} │ │ │ │ mvn r3, #0 │ │ │ │ - str lr, [sp, #4] │ │ │ │ - vstr d5, [sp, #24] │ │ │ │ - vstr d4, [sp, #16] │ │ │ │ - vstr d5, [sp, #8] │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ + vstr d18, [sp, #8] │ │ │ │ + vstr d19, [sp, #16] │ │ │ │ + vstr d18, [sp, #24] │ │ │ │ + vstr d20, [sp, #32] │ │ │ │ + str lr, [sp, #40] @ 0x28 │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ ldr r4, [r5] │ │ │ │ ldr r7, [r6] │ │ │ │ - b 4ba64 │ │ │ │ - ldr r3, [pc, #760] @ 4be94 │ │ │ │ + b 4d208 │ │ │ │ + ldr r3, [pc, #744] @ 4d634 │ │ │ │ mov r1, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r3, r3, #372 @ 0x174 │ │ │ │ mov r0, r4 │ │ │ │ - str r3, [sp] │ │ │ │ mov r2, #1 │ │ │ │ - mvn r3, #0 │ │ │ │ - str r8, [sp, #16] │ │ │ │ - str lr, [sp, #4] │ │ │ │ - str ip, [sp, #12] │ │ │ │ str ip, [sp, #8] │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ + str ip, [sp, #12] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r3, r3, #372 @ 0x174 │ │ │ │ + stm sp, {r3, lr} │ │ │ │ + mvn r3, #0 │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ ldr r4, [r5] │ │ │ │ ldr r7, [r6] │ │ │ │ - b 4ba64 │ │ │ │ + b 4d208 │ │ │ │ cmp r1, #0 │ │ │ │ ldrb r3, [r3] │ │ │ │ - beq 4bcf0 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [pc, #680] @ 4be98 │ │ │ │ + beq 4d498 │ │ │ │ mov r1, r7 │ │ │ │ + mov r0, r4 │ │ │ │ + str ip, [sp, #4] │ │ │ │ + str r3, [sp, #8] │ │ │ │ + mov r2, #1 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + ldr r3, [pc, #652] @ 4d638 │ │ │ │ + str ip, [sp, #16] │ │ │ │ + str ip, [sp, #20] │ │ │ │ + str ip, [sp, #24] │ │ │ │ + str ip, [sp, #28] │ │ │ │ add r3, pc, r3 │ │ │ │ + str ip, [sp, #32] │ │ │ │ add r3, r3, #428 @ 0x1ac │ │ │ │ - mov r0, r4 │ │ │ │ str r3, [sp] │ │ │ │ - mov r2, #1 │ │ │ │ mvn r3, #0 │ │ │ │ - str lr, [sp, #40] @ 0x28 │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ - str ip, [sp, #32] │ │ │ │ - str ip, [sp, #28] │ │ │ │ - str ip, [sp, #24] │ │ │ │ - str ip, [sp, #20] │ │ │ │ - str ip, [sp, #16] │ │ │ │ - str ip, [sp, #4] │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ + str lr, [sp, #40] @ 0x28 │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ ldr r4, [r5] │ │ │ │ ldr r7, [r6] │ │ │ │ - b 4ba64 │ │ │ │ + b 4d208 │ │ │ │ cmp r1, #0 │ │ │ │ ldrb r3, [r3] │ │ │ │ - beq 4bd80 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [pc, #588] @ 4be9c │ │ │ │ + beq 4d528 │ │ │ │ mov r1, r7 │ │ │ │ + mov r0, r4 │ │ │ │ + str ip, [sp, #4] │ │ │ │ + str r3, [sp, #8] │ │ │ │ + mov r2, #1 │ │ │ │ + ldr r3, [pc, #560] @ 4d63c │ │ │ │ + str ip, [sp, #12] │ │ │ │ + str ip, [sp, #16] │ │ │ │ + str ip, [sp, #20] │ │ │ │ + str ip, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ + str lr, [sp, #28] │ │ │ │ add r3, r3, #1584 @ 0x630 │ │ │ │ add r3, r3, #12 │ │ │ │ - mov r0, r4 │ │ │ │ str r3, [sp] │ │ │ │ - mov r2, #1 │ │ │ │ mvn r3, #0 │ │ │ │ - str lr, [sp, #28] │ │ │ │ - str ip, [sp, #24] │ │ │ │ - str ip, [sp, #20] │ │ │ │ - str ip, [sp, #16] │ │ │ │ - str ip, [sp, #12] │ │ │ │ - str ip, [sp, #4] │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ ldr r4, [r5] │ │ │ │ ldr r7, [r6] │ │ │ │ - b 4ba64 │ │ │ │ + b 4d208 │ │ │ │ cmp r1, #0 │ │ │ │ - beq 4bde8 │ │ │ │ - ldr r3, [pc, #508] @ 4bea0 │ │ │ │ + beq 4d590 │ │ │ │ + ldr r3, [pc, #496] @ 4d640 │ │ │ │ mov r1, r7 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r2, #1 │ │ │ │ + str ip, [sp, #8] │ │ │ │ + str ip, [sp, #12] │ │ │ │ + str ip, [sp, #16] │ │ │ │ + str ip, [sp, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ + str ip, [sp, #24] │ │ │ │ add r3, r3, #2272 @ 0x8e0 │ │ │ │ + str ip, [sp, #28] │ │ │ │ add r3, r3, #8 │ │ │ │ - mov r0, r4 │ │ │ │ - str r3, [sp] │ │ │ │ - mov r2, #1 │ │ │ │ + stm sp, {r3, ip} │ │ │ │ mvn r3, #0 │ │ │ │ str lr, [sp, #32] │ │ │ │ - str ip, [sp, #28] │ │ │ │ - str ip, [sp, #24] │ │ │ │ - str ip, [sp, #20] │ │ │ │ - str ip, [sp, #16] │ │ │ │ - str ip, [sp, #12] │ │ │ │ - str ip, [sp, #8] │ │ │ │ - str ip, [sp, #4] │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ ldr r4, [r5] │ │ │ │ ldr r7, [r6] │ │ │ │ - b 4ba64 │ │ │ │ - vldr s15, [sp, #240] @ 0xf0 │ │ │ │ - vcvt.f64.f32 d6, s12 │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ - vcvt.f32.s32 s8, s15 │ │ │ │ - vldr s15, [sp, #236] @ 0xec │ │ │ │ - str r3, [sp, #24] │ │ │ │ - ldr r3, [pc, #404] @ 4bea4 │ │ │ │ - vcvt.f32.s32 s10, s15 │ │ │ │ - vcvt.f64.f32 d4, s8 │ │ │ │ + b 4d208 │ │ │ │ + vldr s12, [sp, #236] @ 0xec │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ vcvt.f64.f32 d7, s14 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r3, r3, #1008 @ 0x3f0 │ │ │ │ - vcvt.f64.f32 d5, s10 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ + str ip, [sp, #4] │ │ │ │ + vldr s13, [sp, #240] @ 0xf0 │ │ │ │ + mov r2, #1 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ + ldr r3, [pc, #380] @ 4d644 │ │ │ │ + vcvt.f32.s32 s12, s12 │ │ │ │ + vstr d16, [sp, #32] │ │ │ │ + vstr d16, [sp, #40] @ 0x28 │ │ │ │ + vcvt.f32.s32 s13, s13 │ │ │ │ + vstr d7, [sp, #56] @ 0x38 │ │ │ │ + vstr d7, [sp, #64] @ 0x40 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str ip, [sp, #72] @ 0x48 │ │ │ │ + add r3, r3, #1008 @ 0x3f0 │ │ │ │ str r3, [sp] │ │ │ │ - vstr d7, [sp, #40] @ 0x28 │ │ │ │ mvn r3, #0 │ │ │ │ - mov r2, #1 │ │ │ │ - vstr d6, [sp, #64] @ 0x40 │ │ │ │ - str ip, [sp, #80] @ 0x50 │ │ │ │ + vcvt.f64.f32 d18, s13 │ │ │ │ + vcvt.f64.f32 d6, s12 │ │ │ │ + vstr d6, [sp, #8] │ │ │ │ + vstr d18, [sp, #16] │ │ │ │ str ip, [sp, #76] @ 0x4c │ │ │ │ - vstr d6, [sp, #56] @ 0x38 │ │ │ │ - str ip, [sp, #72] @ 0x48 │ │ │ │ - str ip, [sp, #4] │ │ │ │ - vstr d7, [sp, #32] │ │ │ │ - str lr, [sp, #96] @ 0x60 │ │ │ │ - str ip, [sp, #88] @ 0x58 │ │ │ │ - vstr d4, [sp, #16] │ │ │ │ + str ip, [sp, #80] @ 0x50 │ │ │ │ str ip, [sp, #84] @ 0x54 │ │ │ │ + str ip, [sp, #88] @ 0x58 │ │ │ │ str ip, [sp, #92] @ 0x5c │ │ │ │ - vstr d5, [sp, #8] │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ + str lr, [sp, #96] @ 0x60 │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ ldr r4, [r5] │ │ │ │ ldr r7, [r6] │ │ │ │ - b 4ba64 │ │ │ │ - vldr s15, [sp, #236] @ 0xec │ │ │ │ + b 4d208 │ │ │ │ + vldr s14, [sp, #236] @ 0xec │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ + mov r1, r7 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r2, #1 │ │ │ │ + str ip, [sp, #4] │ │ │ │ str r3, [sp, #16] │ │ │ │ - ldr r3, [pc, #280] @ 4bea8 │ │ │ │ - vcvt.f32.s32 s12, s15 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ + ldr r3, [pc, #252] @ 4d648 │ │ │ │ + vcvt.f32.s32 s14, s14 │ │ │ │ + vstr d16, [sp, #24] │ │ │ │ + vstr d16, [sp, #32] │ │ │ │ add r3, pc, r3 │ │ │ │ + str ip, [sp, #40] @ 0x28 │ │ │ │ add r3, r3, #1936 @ 0x790 │ │ │ │ - mov r1, r7 │ │ │ │ - vcvt.f64.f32 d6, s12 │ │ │ │ - mov r0, r4 │ │ │ │ str r3, [sp] │ │ │ │ - vstr d7, [sp, #32] │ │ │ │ mvn r3, #0 │ │ │ │ - mov r2, #1 │ │ │ │ - vstr d7, [sp, #24] │ │ │ │ - str lr, [sp, #56] @ 0x38 │ │ │ │ - str ip, [sp, #52] @ 0x34 │ │ │ │ - vstr d6, [sp, #8] │ │ │ │ - str ip, [sp, #48] @ 0x30 │ │ │ │ + vcvt.f64.f32 d7, s14 │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ - str ip, [sp, #40] @ 0x28 │ │ │ │ - str ip, [sp, #4] │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ + str ip, [sp, #48] @ 0x30 │ │ │ │ + str ip, [sp, #52] @ 0x34 │ │ │ │ + str lr, [sp, #56] @ 0x38 │ │ │ │ + vstr d7, [sp, #8] │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ ldr r4, [r5] │ │ │ │ ldr r7, [r6] │ │ │ │ - b 4ba64 │ │ │ │ - vldr s15, [sp, #240] @ 0xf0 │ │ │ │ - vcvt.f64.f32 d6, s12 │ │ │ │ - ldr r3, [pc, #180] @ 4beac │ │ │ │ - vcvt.f32.s32 s8, s15 │ │ │ │ - vldr s15, [sp, #236] @ 0xec │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r3, r3, #3488 @ 0xda0 │ │ │ │ - vcvt.f32.s32 s10, s15 │ │ │ │ - vcvt.f64.f32 d4, s8 │ │ │ │ + b 4d208 │ │ │ │ + vldr s13, [sp, #240] @ 0xf0 │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ vcvt.f64.f32 d7, s14 │ │ │ │ - add r3, r3, #8 │ │ │ │ mov r1, r7 │ │ │ │ - vcvt.f64.f32 d5, s10 │ │ │ │ mov r0, r4 │ │ │ │ - str r3, [sp] │ │ │ │ - vstr d7, [sp, #32] │ │ │ │ - mvn r3, #0 │ │ │ │ + ldr r3, [pc, #160] @ 4d64c │ │ │ │ mov r2, #1 │ │ │ │ - vstr d6, [sp, #48] @ 0x30 │ │ │ │ - str lr, [sp, #80] @ 0x50 │ │ │ │ - str ip, [sp, #76] @ 0x4c │ │ │ │ - vstr d6, [sp, #40] @ 0x28 │ │ │ │ - str ip, [sp, #72] @ 0x48 │ │ │ │ - str ip, [sp, #68] @ 0x44 │ │ │ │ - vstr d7, [sp, #24] │ │ │ │ - str ip, [sp, #64] @ 0x40 │ │ │ │ - str ip, [sp, #60] @ 0x3c │ │ │ │ - vstr d4, [sp, #16] │ │ │ │ + vcvt.f32.s32 s12, s13 │ │ │ │ + vldr s13, [sp, #236] @ 0xec │ │ │ │ + add r3, pc, r3 │ │ │ │ + vstr d16, [sp, #24] │ │ │ │ + add r3, r3, #3488 @ 0xda0 │ │ │ │ + vstr d16, [sp, #32] │ │ │ │ + add r3, r3, #8 │ │ │ │ + stm sp, {r3, ip} │ │ │ │ + mvn r3, #0 │ │ │ │ + vcvt.f32.s32 s13, s13 │ │ │ │ + vcvt.f64.f32 d19, s12 │ │ │ │ + vstr d7, [sp, #40] @ 0x28 │ │ │ │ + vstr d7, [sp, #48] @ 0x30 │ │ │ │ str ip, [sp, #56] @ 0x38 │ │ │ │ - str ip, [sp, #4] │ │ │ │ - vstr d5, [sp, #8] │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ + str ip, [sp, #60] @ 0x3c │ │ │ │ + str ip, [sp, #64] @ 0x40 │ │ │ │ + str ip, [sp, #68] @ 0x44 │ │ │ │ + vcvt.f64.f32 d18, s13 │ │ │ │ + str ip, [sp, #72] @ 0x48 │ │ │ │ + str ip, [sp, #76] @ 0x4c │ │ │ │ + str lr, [sp, #80] @ 0x50 │ │ │ │ + vstr d18, [sp, #8] │ │ │ │ + vstr d19, [sp, #16] │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ ldr r4, [r5] │ │ │ │ ldr r7, [r6] │ │ │ │ - b 4ba64 │ │ │ │ - nop {0} │ │ │ │ + b 4d208 │ │ │ │ teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ svccc 0x00f33333 │ │ │ │ - andseq r4, r8, r0, asr #10 │ │ │ │ - andseq lr, fp, r4, ror #31 │ │ │ │ - andseq r1, ip, r4, asr #32 │ │ │ │ - andseq r4, r8, r0, lsr r4 │ │ │ │ - andseq r0, ip, r0, ror #30 │ │ │ │ - andseq lr, fp, r4, lsl #29 │ │ │ │ - andseq lr, fp, r0, lsr lr │ │ │ │ - @ instruction: 0x001bedd0 │ │ │ │ - andseq lr, fp, ip, ror sp │ │ │ │ - andseq lr, fp, r8, lsl #26 │ │ │ │ - andseq lr, fp, ip, lsl #25 │ │ │ │ - andseq lr, fp, r4, lsr #24 │ │ │ │ - ldr r3, [pc, #12] @ 4bec4 │ │ │ │ + andseq r4, r9, r8, ror #31 │ │ │ │ + andseq pc, ip, r8, lsl #21 │ │ │ │ + @ instruction: 0x001d1adc │ │ │ │ + andseq r4, r9, r8, asr #29 │ │ │ │ + @ instruction: 0x001d19d4 │ │ │ │ + andseq pc, ip, r0, lsl r9 @ │ │ │ │ + @ instruction: 0x001cf8b8 │ │ │ │ + andseq pc, ip, r8, asr r8 @ │ │ │ │ + andseq pc, ip, r8, lsl #16 │ │ │ │ + mulseq ip, r4, r7 │ │ │ │ + andseq pc, ip, ip, lsl r7 @ │ │ │ │ + @ instruction: 0x001cf6bc │ │ │ │ + ldr r3, [pc, #12] @ 4d664 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r3, #40] @ 0x28 │ │ │ │ ldr r0, [r3, #44] @ 0x2c │ │ │ │ - b 23f6c │ │ │ │ - eoreq lr, pc, r8, ror fp @ │ │ │ │ + b 23ea4 │ │ │ │ + ldrsbteq sp, [r1], -r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 4bf18 │ │ │ │ - ldr r5, [pc, #128] @ 4bf70 │ │ │ │ + beq 4d6c0 │ │ │ │ + ldr r5, [pc, #140] @ 4d724 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ blx r3 │ │ │ │ mov r3, #0 │ │ │ │ - mov r1, r3 │ │ │ │ ldr r0, [r5, #44] @ 0x2c │ │ │ │ + mov r1, r3 │ │ │ │ mov r2, r3 │ │ │ │ - bl 2492c │ │ │ │ + bl 24858 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldr r0, [r5, #44] @ 0x2c │ │ │ │ - bl 24a70 │ │ │ │ - ldr r3, [pc, #84] @ 4bf74 │ │ │ │ + bl 2499c │ │ │ │ + ldr r3, [pc, #96] @ 4d728 │ │ │ │ mov r2, #0 │ │ │ │ + str r2, [r4, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r3, #40] @ 0x28 │ │ │ │ - str r2, [r4, #8] │ │ │ │ cmp r1, r2 │ │ │ │ - beq 4bf3c │ │ │ │ + beq 4d6e4 │ │ │ │ ldr r0, [r3, #44] @ 0x2c │ │ │ │ - bl 230c0 │ │ │ │ - ldr r3, [pc, #52] @ 4bf78 │ │ │ │ + bl 23010 │ │ │ │ + ldr r3, [pc, #64] @ 4d72c │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #44] @ 0x2c │ │ │ │ str r2, [r3, #40] @ 0x28 │ │ │ │ cmp r0, r2 │ │ │ │ - beq 4bf5c │ │ │ │ - bl 21fd4 │ │ │ │ - ldr r3, [pc, #24] @ 4bf7c │ │ │ │ + beq 4d704 │ │ │ │ + bl 21f3c │ │ │ │ + ldr r3, [pc, #36] @ 4d730 │ │ │ │ mov r2, #0 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #44] @ 0x2c │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - eoreq lr, pc, r0, asr #22 │ │ │ │ - eoreq lr, pc, ip, lsl #22 │ │ │ │ - eoreq lr, pc, r8, ror #21 │ │ │ │ - eoreq lr, pc, r8, asr #21 │ │ │ │ - ldr r3, [pc, #12] @ 4bf94 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + mlaseq r1, r8, r3, sp │ │ │ │ + eorseq sp, r1, r0, ror #6 │ │ │ │ + eorseq sp, r1, r0, asr #6 │ │ │ │ + eorseq sp, r1, r4, lsl r3 │ │ │ │ + ldr r3, [pc, #12] @ 4d748 │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #44] @ 0x2c │ │ │ │ - b 24d40 │ │ │ │ - eoreq lr, pc, r4, lsr #21 │ │ │ │ + b 24c6c │ │ │ │ + ldrshteq sp, [r1], -r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - mov r1, #1 │ │ │ │ mov r5, r0 │ │ │ │ + mov r1, #1 │ │ │ │ mov r0, #0 │ │ │ │ - bl 220a0 │ │ │ │ + bl 21ffc │ │ │ │ subs r4, r0, #0 │ │ │ │ - moveq r5, r4 │ │ │ │ - beq 4bfd8 │ │ │ │ + beq 4d794 │ │ │ │ mov r1, r5 │ │ │ │ - bl 24890 │ │ │ │ - mov r5, r0 │ │ │ │ + bl 247bc │ │ │ │ + mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 22388 │ │ │ │ - mov r0, r5 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + mov r4, r3 │ │ │ │ + bl 222e4 │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + mov r0, r4 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r5, [pc, #552] @ 4c220 │ │ │ │ + ldr r5, [pc, #568] @ 4da04 │ │ │ │ subs r6, r0, #0 │ │ │ │ - add r5, pc, r5 │ │ │ │ mov r4, r1 │ │ │ │ - beq 4c214 │ │ │ │ - ldr r0, [pc, #536] @ 4c224 │ │ │ │ + add r5, pc, r5 │ │ │ │ + beq 4d9f8 │ │ │ │ + ldr r0, [pc, #552] @ 4da08 │ │ │ │ add r0, pc, r0 │ │ │ │ blx r6 │ │ │ │ subs r3, r0, #0 │ │ │ │ movne r2, r3 │ │ │ │ - beq 4c204 │ │ │ │ - ldr r1, [pc, #516] @ 4c228 │ │ │ │ + beq 4d9e8 │ │ │ │ + ldr r1, [pc, #532] @ 4da0c │ │ │ │ movw r0, #7939 @ 0x1f03 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r1, #68] @ 0x44 │ │ │ │ blx r3 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 4c10c │ │ │ │ - bl 240d4 │ │ │ │ + beq 4d8dc │ │ │ │ + bl 2400c │ │ │ │ cmp r4, #0 │ │ │ │ mov r7, r0 │ │ │ │ - beq 4c120 │ │ │ │ + beq 4d8f0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 240d4 │ │ │ │ + bl 2400c │ │ │ │ add r7, r7, r0 │ │ │ │ add r0, r7, #2 │ │ │ │ - bl 24020 │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r5, [pc, #452] @ 4c22c │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r5, r5, #4 │ │ │ │ + bl 23f58 │ │ │ │ mov r7, r0 │ │ │ │ - bl 22e38 │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r5, [pc, #464] @ 4da10 │ │ │ │ + bl 22d94 │ │ │ │ mov r0, r7 │ │ │ │ - bl 240d4 │ │ │ │ - mov r2, #32 │ │ │ │ + bl 2400c │ │ │ │ + mov r3, #32 │ │ │ │ mov r1, r4 │ │ │ │ - mov r3, r0 │ │ │ │ + add r5, pc, r5 │ │ │ │ + strb r3, [r7, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - strb r2, [r7, r3] │ │ │ │ + add r5, r5, #4 │ │ │ │ add r0, r7, r0 │ │ │ │ - bl 22e38 │ │ │ │ - ldr r2, [pc, #400] @ 4c230 │ │ │ │ + bl 22d94 │ │ │ │ + ldr r2, [pc, #420] @ 4da14 │ │ │ │ mov r1, #7 │ │ │ │ mov r3, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r1, #0 │ │ │ │ - b 4c0d4 │ │ │ │ + b 4d8a4 │ │ │ │ ldr r0, [r5, #32] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r0, [r3] │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 4c12c │ │ │ │ + beq 4d8fc │ │ │ │ ldr r1, [r5, #40]! @ 0x28 │ │ │ │ cmp r1, #0 │ │ │ │ - beq 4c0ec │ │ │ │ + beq 4d8bc │ │ │ │ mov r0, r7 │ │ │ │ - bl 21800 │ │ │ │ + bl 21768 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 4c0b8 │ │ │ │ + beq 4d888 │ │ │ │ mov r4, r5 │ │ │ │ ldr r0, [r4, #4]! │ │ │ │ cmp r0, #0 │ │ │ │ - beq 4c0b8 │ │ │ │ + beq 4d888 │ │ │ │ blx r6 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 4c0f0 │ │ │ │ - b 4c0bc │ │ │ │ + beq 4d8c0 │ │ │ │ + b 4d88c │ │ │ │ mov r7, r5 │ │ │ │ - ldr r5, [pc, #284] @ 4c234 │ │ │ │ + ldr r5, [pc, #304] @ 4da18 │ │ │ │ cmp r4, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ - bne 4c048 │ │ │ │ - ldr r4, [pc, #272] @ 4c238 │ │ │ │ + bne 4d81c │ │ │ │ + ldr r4, [pc, #292] @ 4da1c │ │ │ │ add r4, pc, r4 │ │ │ │ - b 4c054 │ │ │ │ - ldr r1, [pc, #264] @ 4c23c │ │ │ │ + b 4d828 │ │ │ │ + ldr r1, [pc, #284] @ 4da20 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 21800 │ │ │ │ + bl 21768 │ │ │ │ cmp r0, #0 │ │ │ │ movwne r2, #34837 @ 0x8815 │ │ │ │ - beq 4c1e0 │ │ │ │ - ldr r3, [pc, #240] @ 4c240 │ │ │ │ - ldr r1, [pc, #240] @ 4c244 │ │ │ │ + beq 4d9c4 │ │ │ │ + ldr r3, [pc, #260] @ 4da24 │ │ │ │ + mov r0, r7 │ │ │ │ + ldr r1, [pc, #256] @ 4da28 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - mov r0, r7 │ │ │ │ str r2, [r3, #52] @ 0x34 │ │ │ │ - bl 21800 │ │ │ │ + bl 21768 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 4c1ac │ │ │ │ + beq 4d990 │ │ │ │ mov r3, #1 │ │ │ │ - ldr r4, [pc, #208] @ 4c248 │ │ │ │ + ldr r4, [pc, #228] @ 4da2c │ │ │ │ mov r0, r7 │ │ │ │ add r4, pc, r4 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r3, [r4, #60] @ 0x3c │ │ │ │ cmp r3, #0 │ │ │ │ - popne {r4, r5, r6, r7, r8, pc} │ │ │ │ + beq 4d974 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ - popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r3, [pc, #168] @ 4c24c │ │ │ │ + beq 4d960 │ │ │ │ + ldr r3, [pc, #168] @ 4da30 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #60] @ 0x3c │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r1, [pc, #156] @ 4c250 │ │ │ │ + b 4d960 │ │ │ │ + ldr r1, [pc, #156] @ 4da34 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 21800 │ │ │ │ + bl 21768 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 4c16c │ │ │ │ - ldr r1, [pc, #136] @ 4c254 │ │ │ │ + bne 4d93c │ │ │ │ + ldr r1, [pc, #136] @ 4da38 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 21800 │ │ │ │ + bl 21768 │ │ │ │ subs r3, r0, #0 │ │ │ │ movne r3, #1 │ │ │ │ - b 4c170 │ │ │ │ - ldr r1, [pc, #112] @ 4c258 │ │ │ │ + b 4d940 │ │ │ │ + ldr r1, [pc, #112] @ 4da3c │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 21800 │ │ │ │ + bl 21768 │ │ │ │ + cmp r0, #0 │ │ │ │ movw r3, #32852 @ 0x8054 │ │ │ │ movw r2, #34953 @ 0x8889 │ │ │ │ - cmp r0, #0 │ │ │ │ moveq r2, r3 │ │ │ │ - b 4c148 │ │ │ │ - ldr r3, [pc, #80] @ 4c25c │ │ │ │ + b 4d918 │ │ │ │ + ldr r3, [pc, #80] @ 4da40 │ │ │ │ ldr r2, [r5, r3] │ │ │ │ mov r3, r2 │ │ │ │ - b 4c01c │ │ │ │ - ldr r6, [pc, #68] @ 4c260 │ │ │ │ + b 4d7f0 │ │ │ │ + ldr r6, [pc, #68] @ 4da44 │ │ │ │ add r6, pc, r6 │ │ │ │ - b 4c004 │ │ │ │ - eoreq r2, pc, r8, asr #5 │ │ │ │ - andseq r3, r8, r4, asr #29 │ │ │ │ - eoreq lr, pc, r8, lsl #20 │ │ │ │ - eoreq ip, lr, r8, asr r2 │ │ │ │ - andseq r3, r8, r4, lsr lr │ │ │ │ - andseq r0, r8, r4, lsr r2 │ │ │ │ - andseq r0, r8, r8, lsr #4 │ │ │ │ - andseq r3, r8, r4, asr #27 │ │ │ │ - ldrdeq lr, [pc], -ip @ │ │ │ │ - andseq r3, r8, r4, asr #27 │ │ │ │ - strhteq lr, [pc], -r4 │ │ │ │ - andeq r0, r0, ip, asr #5 │ │ │ │ - andseq r3, r8, r4, ror sp │ │ │ │ - andseq r3, r8, ip, ror #26 │ │ │ │ - andseq r3, r8, r0, lsr #26 │ │ │ │ - andeq r1, r0, r4, ror #23 │ │ │ │ - @ instruction: 0xfffffd78 │ │ │ │ + b 4d7d8 │ │ │ │ + eorseq r0, r1, r0, lsl #22 │ │ │ │ + andseq r4, r9, r0, asr #18 │ │ │ │ + eorseq sp, r1, r4, lsr r2 │ │ │ │ + eorseq sl, r0, ip, ror sl │ │ │ │ + @ instruction: 0x001948b0 │ │ │ │ + @ instruction: 0x00190cb4 │ │ │ │ + andseq r0, r9, r8, lsr #25 │ │ │ │ + andseq r4, r9, r4, asr #16 │ │ │ │ + eorseq sp, r1, r8, lsl #2 │ │ │ │ + andseq r4, r9, r0, asr #16 │ │ │ │ + eorseq sp, r1, r4, ror #1 │ │ │ │ + andeq r0, r0, r4, lsl #6 │ │ │ │ + andseq r4, r9, r0, ror #15 │ │ │ │ + @ instruction: 0x001947d8 │ │ │ │ + andseq r4, r9, ip, lsl #15 │ │ │ │ + ldrdeq r1, [r0], -r0 │ │ │ │ + @ instruction: 0xfffffd48 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 4bfe0 │ │ │ │ - ldr r3, [pc, #16] @ 4c298 │ │ │ │ + bl 4d7a8 │ │ │ │ + ldr r3, [pc, #24] @ 4da88 │ │ │ │ mov r0, #0 │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r3, #72] @ 0x48 │ │ │ │ str r0, [r3, #76] @ 0x4c │ │ │ │ - pop {r4, pc} │ │ │ │ - eoreq lr, pc, r4, lsr #15 │ │ │ │ - b 23420 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldrhteq ip, [r1], -r4 │ │ │ │ + b 23364 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #18 │ │ │ │ mov r0, #0 │ │ │ │ - bl 56870 │ │ │ │ + bl 587dc │ │ │ │ cmp r0, #0 │ │ │ │ - beq 4c2f8 │ │ │ │ + beq 4daf4 │ │ │ │ mov r0, #0 │ │ │ │ - bl 2405c │ │ │ │ - ldr r0, [pc, #44] @ 4c300 │ │ │ │ + bl 23f94 │ │ │ │ + ldr r0, [pc, #52] @ 4dafc │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 4bfe0 │ │ │ │ - ldr r3, [pc, #32] @ 4c304 │ │ │ │ + bl 4d7a8 │ │ │ │ + ldr r3, [pc, #40] @ 4db00 │ │ │ │ mov r2, #0 │ │ │ │ - add r3, pc, r3 │ │ │ │ mov r0, r2 │ │ │ │ + add r3, pc, r3 │ │ │ │ str r2, [r3, #72] @ 0x48 │ │ │ │ str r2, [r3, #76] @ 0x4c │ │ │ │ - pop {r4, pc} │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mvn r0, #0 │ │ │ │ - pop {r4, pc} │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - eoreq lr, pc, r8, asr #14 │ │ │ │ - b 2504c │ │ │ │ - ldr r3, [pc, #16] @ 4c324 │ │ │ │ - ldr r2, [pc, #16] @ 4c328 │ │ │ │ + b 4dae8 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + eorseq ip, r1, r0, asr pc │ │ │ │ + b 24f78 │ │ │ │ + ldr r3, [pc, #16] @ 4db20 │ │ │ │ + ldr r2, [pc, #16] @ 4db24 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r0, [r3] │ │ │ │ - b 58bac │ │ │ │ - eoreq r1, pc, ip, lsr #31 │ │ │ │ - andeq r1, r0, r4, asr #14 │ │ │ │ - ldr r3, [pc, #28] @ 4c350 │ │ │ │ - ldr r1, [pc, #28] @ 4c354 │ │ │ │ - ldr r2, [pc, #28] @ 4c358 │ │ │ │ + b 5ad70 │ │ │ │ + eorseq r0, r1, r0, asr #15 │ │ │ │ + andeq r1, r0, r0, lsr r7 │ │ │ │ + ldr r3, [pc, #28] @ 4db4c │ │ │ │ + ldr r1, [pc, #28] @ 4db50 │ │ │ │ + ldr r2, [pc, #28] @ 4db54 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r3, r1] │ │ │ │ - ldr r2, [r3, r2] │ │ │ │ + ldr r3, [r3, r2] │ │ │ │ ldr r1, [r1] │ │ │ │ - ldr r0, [r2] │ │ │ │ - b 24074 │ │ │ │ - eoreq r1, pc, r8, lsl #31 │ │ │ │ - andeq r1, r0, r8, lsr #22 │ │ │ │ - andeq r1, r0, r4, asr #14 │ │ │ │ + ldr r0, [r3] │ │ │ │ + b 23fac │ │ │ │ + mlaseq r1, ip, r7, r0 │ │ │ │ + andeq r1, r0, r4, lsl fp │ │ │ │ + andeq r1, r0, r0, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ - ldr r6, [pc, #96] @ 4c3dc │ │ │ │ + ldr r6, [pc, #108] @ 4dbec │ │ │ │ cmp r0, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ - beq 4c388 │ │ │ │ - bl 2213c │ │ │ │ + beq 4db8c │ │ │ │ + bl 22098 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r5, #0 │ │ │ │ - cmp r3, r5 │ │ │ │ str r5, [r4, #4] │ │ │ │ - beq 4c3d0 │ │ │ │ - ldr r3, [pc, #60] @ 4c3e0 │ │ │ │ + cmp r3, r5 │ │ │ │ + beq 4dbd4 │ │ │ │ + ldr r3, [pc, #72] @ 4dbf0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #48] @ 0x30 │ │ │ │ blx r3 │ │ │ │ - ldr r3, [pc, #48] @ 4c3e4 │ │ │ │ + ldr r3, [pc, #60] @ 4dbf4 │ │ │ │ mov r1, r5 │ │ │ │ - ldr r6, [r6, r3] │ │ │ │ mov r2, r5 │ │ │ │ - ldr r0, [r6] │ │ │ │ - bl 23714 │ │ │ │ + ldr r5, [r6, r3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + bl 2364c │ │ │ │ + ldr r0, [r5] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - ldr r0, [r6] │ │ │ │ - bl 254cc │ │ │ │ + bl 253f8 │ │ │ │ mov r3, #0 │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ str r3, [r4, #8] │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - eoreq r1, pc, r4, asr #30 │ │ │ │ - eoreq lr, pc, ip, lsl #13 │ │ │ │ - andeq r1, r0, r4, asr #14 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + eorseq r0, r1, r0, asr r7 │ │ │ │ + eorseq ip, r1, r8, lsl #29 │ │ │ │ + andeq r1, r0, r0, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r3, [pc, #100] @ 4c464 │ │ │ │ - ldr r2, [pc, #100] @ 4c468 │ │ │ │ + ldr r3, [pc, #104] @ 4dc80 │ │ │ │ + ldr r2, [pc, #104] @ 4dc84 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3, r2] │ │ │ │ - ldr r2, [pc, #92] @ 4c46c │ │ │ │ + ldr r2, [pc, #96] @ 4dc88 │ │ │ │ ldr r0, [r4] │ │ │ │ ldr r5, [r3, r2] │ │ │ │ cmp r0, #0 │ │ │ │ - ble 4c430 │ │ │ │ + ble 4dc54 │ │ │ │ ldr r1, [r5] │ │ │ │ cmp r1, #0 │ │ │ │ - ble 4c430 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - b 3ea44 │ │ │ │ - ldr r2, [pc, #56] @ 4c470 │ │ │ │ + ble 4dc54 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ + add sp, sp, #16 │ │ │ │ + b 3f948 │ │ │ │ + ldr r2, [pc, #48] @ 4dc8c │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - mov r2, #1280 @ 0x500 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r3, #768 @ 0x300 │ │ │ │ - str r2, [r4] │ │ │ │ - str r3, [r5] │ │ │ │ + mov r0, #1280 @ 0x500 │ │ │ │ mov r1, r3 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - mov r0, r2 │ │ │ │ - b 3ea44 │ │ │ │ - eoreq r1, pc, r0, asr #29 │ │ │ │ - andeq r1, r0, r8, ror #25 │ │ │ │ - ldrdeq r1, [r0], -r8 │ │ │ │ - andseq r3, r8, r8, lsl fp │ │ │ │ + str r0, [r4] │ │ │ │ + str r3, [r5] │ │ │ │ + b 4dc40 │ │ │ │ + ldrhteq r0, [r1], -r8 │ │ │ │ + ldrdeq r1, [r0], -r4 │ │ │ │ + andeq r1, r0, r4, asr #13 │ │ │ │ + andseq r4, r9, r0, asr #10 │ │ │ │ clz r2, r2 │ │ │ │ lsr r2, r2, #5 │ │ │ │ cmp r1, #0 │ │ │ │ orrne r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 4c4b8 │ │ │ │ + bne 4dcd4 │ │ │ │ tst r3, #3 │ │ │ │ - beq 4c4b8 │ │ │ │ + beq 4dcd4 │ │ │ │ tst r3, #2 │ │ │ │ andne r3, r3, #1 │ │ │ │ + movweq r1, #35000 @ 0x88b8 │ │ │ │ addne r1, r3, #34816 @ 0x8800 │ │ │ │ - ldr r3, [pc, #24] @ 4c4c0 │ │ │ │ + ldr r3, [pc, #20] @ 4dcdc │ │ │ │ addne r1, r1, #185 @ 0xb9 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ - movweq r1, #35000 @ 0x88b8 │ │ │ │ bx r3 │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ - eoreq lr, pc, r4, lsl #11 │ │ │ │ + eorseq ip, r1, r4, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r3, [pc, #120] @ 4c554 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r3, r3, #80 @ 0x50 │ │ │ │ + ldr r2, [pc, #176] @ 4ddb0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r3, r2, #80 @ 0x50 │ │ │ │ cmp r0, r3 │ │ │ │ - beq 4c51c │ │ │ │ - mov ip, r0 │ │ │ │ - mov lr, r3 │ │ │ │ - add r5, r0, #64 @ 0x40 │ │ │ │ - ldr r0, [ip] │ │ │ │ - ldr r1, [ip, #4] │ │ │ │ - ldr r2, [ip, #8] │ │ │ │ - ldr r3, [ip, #12] │ │ │ │ - add ip, ip, #16 │ │ │ │ - mov r4, lr │ │ │ │ - cmp ip, r5 │ │ │ │ - add lr, lr, #16 │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - bne 4c4f4 │ │ │ │ - ldr r4, [pc, #52] @ 4c558 │ │ │ │ - ldr r1, [pc, #52] @ 4c55c │ │ │ │ + beq 4dd6c │ │ │ │ + ldr r4, [r0] │ │ │ │ + ldr r5, [r0, #4] │ │ │ │ + strd r4, [r2, #80] @ 0x50 │ │ │ │ + ldr r4, [r0, #8] │ │ │ │ + ldr r5, [r0, #12] │ │ │ │ + strd r4, [r2, #88] @ 0x58 │ │ │ │ + ldr r4, [r0, #16] │ │ │ │ + ldr r5, [r0, #20] │ │ │ │ + strd r4, [r2, #96] @ 0x60 │ │ │ │ + ldr r4, [r0, #24] │ │ │ │ + ldr r5, [r0, #28] │ │ │ │ + strd r4, [r2, #104] @ 0x68 │ │ │ │ + ldr r4, [r0, #32] │ │ │ │ + ldr r5, [r0, #36] @ 0x24 │ │ │ │ + strd r4, [r2, #112] @ 0x70 │ │ │ │ + ldr r4, [r0, #40] @ 0x28 │ │ │ │ + ldr r5, [r0, #44] @ 0x2c │ │ │ │ + strd r4, [r2, #120] @ 0x78 │ │ │ │ + ldr r4, [r0, #48] @ 0x30 │ │ │ │ + ldr r5, [r0, #52] @ 0x34 │ │ │ │ + strd r4, [r2, #128] @ 0x80 │ │ │ │ + ldr r4, [r0, #56] @ 0x38 │ │ │ │ + ldr r5, [r0, #60] @ 0x3c │ │ │ │ + strd r4, [r2, #136] @ 0x88 │ │ │ │ + ldr r4, [pc, #64] @ 4ddb4 │ │ │ │ + ldr r1, [pc, #64] @ 4ddb8 │ │ │ │ add r4, pc, r4 │ │ │ │ - ldr r3, [r4, #148] @ 0x94 │ │ │ │ ldr r0, [r4, #144] @ 0x90 │ │ │ │ add r1, pc, r1 │ │ │ │ + ldr r3, [r4, #148] @ 0x94 │ │ │ │ blx r3 │ │ │ │ ldr lr, [r4, #152] @ 0x98 │ │ │ │ add r3, r4, #80 @ 0x50 │ │ │ │ - mov ip, lr │ │ │ │ mov r2, #0 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ mov r1, #1 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + mov ip, lr │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ + add sp, sp, #16 │ │ │ │ bx ip │ │ │ │ - eoreq lr, pc, r4, asr r5 @ │ │ │ │ - eoreq lr, pc, r8, lsl #10 │ │ │ │ - andseq r3, r8, r4, ror #20 │ │ │ │ + eorseq ip, r1, r0, lsr sp │ │ │ │ + ldrhteq ip, [r1], -r8 │ │ │ │ + andseq r4, r9, r8, ror #8 │ │ │ │ cmp r0, #2 │ │ │ │ - bgt 4c780 │ │ │ │ + mov r3, r0 │ │ │ │ + bgt 4e010 │ │ │ │ cmp r0, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ - ldr r3, [r1] │ │ │ │ + mov r0, r1 │ │ │ │ mov r5, r2 │ │ │ │ - add r0, r3, #1 │ │ │ │ - sub sp, sp, #20 │ │ │ │ + ldr r3, [r0] │ │ │ │ + sub sp, sp, #16 │ │ │ │ movw r2, #33984 @ 0x84c0 │ │ │ │ - str r0, [r1] │ │ │ │ mov r1, #4 │ │ │ │ + mov r4, #0 │ │ │ │ + add ip, r3, #1 │ │ │ │ + uxtab r7, r2, r3 │ │ │ │ + str ip, [r0] │ │ │ │ mov r0, #8192 @ 0x2000 │ │ │ │ strb r3, [r5] │ │ │ │ - uxtab r7, r2, r3 │ │ │ │ - bl 25460 │ │ │ │ - vmov.f64 d4, #96 @ 0x3f000000 0.5 │ │ │ │ - vmov.f32 s11, #8 @ 0x40400000 3.0 │ │ │ │ - vmov.f32 s12, #24 @ 0x40c00000 6.0 │ │ │ │ - vldr s0, [pc, #484] @ 4c7a4 │ │ │ │ - vldr s13, [pc, #484] @ 4c7a8 │ │ │ │ - mov r4, #0 │ │ │ │ - vmov.f32 s1, #16 @ 0x40800000 4.0 │ │ │ │ - vmov.f32 s10, #112 @ 0x3f800000 1.0 │ │ │ │ + bl 2538c │ │ │ │ + vldr s2, [pc, #520] @ 4e030 │ │ │ │ + vmov.f64 d17, #96 @ 0x3f000000 0.5 │ │ │ │ + vmov.f32 s12, #8 @ 0x40400000 3.0 │ │ │ │ + vmov.f32 s13, #24 @ 0x40c00000 6.0 │ │ │ │ + vmov.f32 s3, #16 @ 0x40800000 4.0 │ │ │ │ mov r6, r0 │ │ │ │ + vldr s14, [pc, #500] @ 4e034 │ │ │ │ + vmov.f32 s10, #112 @ 0x3f800000 1.0 │ │ │ │ add r1, r0, #16 │ │ │ │ vmov s15, r4 │ │ │ │ - vmov.f32 s2, s13 │ │ │ │ - vstr s13, [r1, #-4] │ │ │ │ - vcvt.f64.s32 d7, s15 │ │ │ │ - add r1, r1, #16 │ │ │ │ + vmov.f32 s5, s14 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #2048 @ 0x800 │ │ │ │ - vadd.f64 d7, d7, d4 │ │ │ │ - vcvt.f32.f64 s14, d7 │ │ │ │ - vmul.f32 s14, s14, s0 │ │ │ │ - vadd.f32 s6, s14, s13 │ │ │ │ - vmul.f32 s15, s14, s11 │ │ │ │ - vsub.f32 s3, s11, s14 │ │ │ │ - vmla.f32 s2, s6, s14 │ │ │ │ - vmov.f32 s6, s11 │ │ │ │ - vsub.f32 s5, s15, s12 │ │ │ │ - vsub.f32 s15, s11, s15 │ │ │ │ - vadd.f32 s7, s14, s10 │ │ │ │ - vnmls.f32 s6, s3, s14 │ │ │ │ - vmov.f32 s3, s13 │ │ │ │ - vsub.f32 s4, s10, s14 │ │ │ │ - vmla.f32 s3, s5, s14 │ │ │ │ - vmov.f32 s5, s11 │ │ │ │ - vmla.f32 s5, s15, s14 │ │ │ │ - vmov.f32 s15, s13 │ │ │ │ - vmla.f32 s15, s2, s14 │ │ │ │ - vmov.f32 s2, s10 │ │ │ │ - vmla.f32 s2, s6, s14 │ │ │ │ - vmov.f32 s6, s1 │ │ │ │ - vmla.f32 s6, s3, s14 │ │ │ │ - vmov.f32 s3, s10 │ │ │ │ - vmla.f32 s3, s5, s14 │ │ │ │ - vdiv.f32 s14, s6, s12 │ │ │ │ - vdiv.f32 s5, s15, s12 │ │ │ │ - vdiv.f32 s6, s3, s12 │ │ │ │ - vdiv.f32 s15, s2, s12 │ │ │ │ - vadd.f32 s6, s6, s5 │ │ │ │ - vadd.f32 s15, s15, s14 │ │ │ │ - vdiv.f32 s3, s14, s15 │ │ │ │ + add r1, r1, #16 │ │ │ │ + vstr s14, [r1, #-20] @ 0xffffffec │ │ │ │ + vcvt.f64.s32 d16, s15 │ │ │ │ + vadd.f64 d16, d16, d17 │ │ │ │ + vcvt.f32.f64 s15, d16 │ │ │ │ + vmul.f32 s15, s15, s2 │ │ │ │ + vadd.f32 s8, s15, s14 │ │ │ │ + vsub.f32 s4, s12, s15 │ │ │ │ + vmul.f32 s11, s15, s12 │ │ │ │ + vadd.f32 s9, s15, s10 │ │ │ │ + vsub.f32 s6, s10, s15 │ │ │ │ + vmla.f32 s5, s8, s15 │ │ │ │ + vmov.f32 s8, s12 │ │ │ │ + vsub.f32 s7, s11, s13 │ │ │ │ + vsub.f32 s11, s12, s11 │ │ │ │ + vnmls.f32 s8, s4, s15 │ │ │ │ + vmov.f32 s4, s14 │ │ │ │ + vmla.f32 s4, s5, s15 │ │ │ │ + vmov.f32 s5, s14 │ │ │ │ + vmla.f32 s5, s7, s15 │ │ │ │ + vmov.f32 s7, s12 │ │ │ │ + vmla.f32 s7, s11, s15 │ │ │ │ + vmov.f32 s11, s10 │ │ │ │ + vmla.f32 s11, s8, s15 │ │ │ │ + vmov.f32 s8, s3 │ │ │ │ + vmla.f32 s8, s5, s15 │ │ │ │ + vmov.f32 s5, s10 │ │ │ │ + vmla.f32 s5, s7, s15 │ │ │ │ + vdiv.f32 s7, s4, s13 │ │ │ │ + vdiv.f32 s15, s11, s13 │ │ │ │ + vdiv.f32 s11, s8, s13 │ │ │ │ + vdiv.f32 s8, s5, s13 │ │ │ │ + vadd.f32 s15, s15, s11 │ │ │ │ vstr s15, [r1, #-24] @ 0xffffffe8 │ │ │ │ - vdiv.f32 s14, s5, s6 │ │ │ │ - vsub.f32 s7, s7, s3 │ │ │ │ - vadd.f32 s15, s14, s4 │ │ │ │ - vstr s7, [r1, #-32] @ 0xffffffe0 │ │ │ │ + vdiv.f32 s5, s11, s15 │ │ │ │ + vadd.f32 s8, s8, s7 │ │ │ │ + vdiv.f32 s11, s7, s8 │ │ │ │ + vsub.f32 s9, s9, s5 │ │ │ │ + vstr s9, [r1, #-32] @ 0xffffffe0 │ │ │ │ + vadd.f32 s15, s11, s6 │ │ │ │ vstr s15, [r1, #-28] @ 0xffffffe4 │ │ │ │ - bne 4c5d4 │ │ │ │ - ldr r3, [pc, #280] @ 4c7ac │ │ │ │ + bne 4de44 │ │ │ │ + movw r3, #52428 @ 0xcccc │ │ │ │ + movt r3, #15948 @ 0x3e4c │ │ │ │ + mov r0, r7 │ │ │ │ + ldr r7, [pc, #296] @ 4e038 │ │ │ │ + movw r8, #52429 @ 0xcccd │ │ │ │ + movt r8, #15948 @ 0x3e4c │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #276] @ 4c7b0 │ │ │ │ + movw r3, #21846 @ 0x5556 │ │ │ │ + movt r3, #16213 @ 0x3f55 │ │ │ │ + movw lr, #43691 @ 0xaaab │ │ │ │ + movt lr, #15914 @ 0x3e2a │ │ │ │ + vstr s10, [r6, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ add r3, r6, #28672 @ 0x7000 │ │ │ │ add ip, r3, #4080 @ 0xff0 │ │ │ │ - mov r0, r7 │ │ │ │ - ldr r7, [pc, #260] @ 4c7b4 │ │ │ │ - vstr s10, [r6, #4] │ │ │ │ - vstr s13, [r6, #12] │ │ │ │ - str r7, [ip, #4] │ │ │ │ - ldr r7, [pc, #248] @ 4c7b8 │ │ │ │ - ldr lr, [pc, #248] @ 4c7bc │ │ │ │ add r7, pc, r7 │ │ │ │ + vstr s14, [r6, #12] │ │ │ │ + ldr r3, [r7, #156] @ 0x9c │ │ │ │ vstr s10, [ip] │ │ │ │ - vstr s13, [ip, #12] │ │ │ │ + str r8, [ip, #4] │ │ │ │ str lr, [ip, #8] │ │ │ │ - ldr r3, [r7, #156] @ 0x9c │ │ │ │ + vstr s14, [ip, #12] │ │ │ │ blx r3 │ │ │ │ + movw r2, #5126 @ 0x1406 │ │ │ │ mov r1, #0 │ │ │ │ - movw r3, #5126 @ 0x1406 │ │ │ │ - movw r2, #6408 @ 0x1908 │ │ │ │ - str r3, [sp, #8] │ │ │ │ + mov r3, r4 │ │ │ │ + mov r0, #3552 @ 0xde0 │ │ │ │ str r1, [sp] │ │ │ │ + str r2, [sp, #8] │ │ │ │ + movw r2, #6408 @ 0x1908 │ │ │ │ str r2, [sp, #4] │ │ │ │ - mov r3, r4 │ │ │ │ movw r2, #32859 @ 0x805b │ │ │ │ str r6, [sp, #12] │ │ │ │ - mov r0, #3552 @ 0xde0 │ │ │ │ ldr r4, [r7, #160] @ 0xa0 │ │ │ │ blx r4 │ │ │ │ - vmov.f32 s0, #112 @ 0x3f800000 1.0 │ │ │ │ ldr r3, [r7, #164] @ 0xa4 │ │ │ │ + vmov.f32 s0, #112 @ 0x3f800000 1.0 │ │ │ │ movw r1, #32870 @ 0x8066 │ │ │ │ mov r0, #3552 @ 0xde0 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r7, #168] @ 0xa8 │ │ │ │ mov r2, #9728 @ 0x2600 │ │ │ │ movw r1, #10241 @ 0x2801 │ │ │ │ mov r0, #3552 @ 0xde0 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r7, #168] @ 0xa8 │ │ │ │ mov r2, #9728 @ 0x2600 │ │ │ │ mov r1, #10240 @ 0x2800 │ │ │ │ mov r0, #3552 @ 0xde0 │ │ │ │ blx r3 │ │ │ │ + ldr r3, [r7, #168] @ 0xa8 │ │ │ │ movw r2, #10497 @ 0x2901 │ │ │ │ movw r1, #10242 @ 0x2802 │ │ │ │ - ldr r3, [r7, #168] @ 0xa8 │ │ │ │ mov r0, #3552 @ 0xde0 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r7, #156] @ 0x9c │ │ │ │ movw r0, #33984 @ 0x84c0 │ │ │ │ blx r3 │ │ │ │ mov r0, r6 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldrb r3, [r5] │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ strb r3, [r5] │ │ │ │ + add sp, sp, #16 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ add sp, sp, #20 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ sub r2, r0, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bxls lr │ │ │ │ - ldr r2, [pc, #44] @ 4c7c0 │ │ │ │ - mov r3, r0 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, #3 │ │ │ │ - b ab6e0 │ │ │ │ - bcc 4c7ac │ │ │ │ + ldr r2, [pc, #16] @ 4e03c │ │ │ │ + add r2, pc, r2 │ │ │ │ + b b155c │ │ │ │ + bcc 4e038 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - cdpcc 12, 4, cr12, cr12, cr12, {6} │ │ │ │ - svccc 0x00555556 │ │ │ │ - cdpcc 12, 4, cr12, cr12, cr13, {6} │ │ │ │ - eoreq lr, pc, ip, ror #6 │ │ │ │ - vmulcc.f32 s20, s21, s23 │ │ │ │ - andseq r3, r8, r8, lsl #16 │ │ │ │ + ldrshteq ip, [r1], -r4 │ │ │ │ + andseq r4, r9, r4, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r0 │ │ │ │ - bl 22910 │ │ │ │ + bl 2286c │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 4c7ec │ │ │ │ + beq 4e084 │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r6, [pc, #72] @ 4c83c │ │ │ │ - ldr r4, [pc, #72] @ 4c840 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r6, [pc, #68] @ 4e0d0 │ │ │ │ + ldr r4, [pc, #68] @ 4e0d4 │ │ │ │ add r6, pc, r6 │ │ │ │ add r4, pc, r4 │ │ │ │ - b 4c80c │ │ │ │ + b 4e0a4 │ │ │ │ ldr r4, [r6, #4]! │ │ │ │ cmp r4, #0 │ │ │ │ - beq 4c7e4 │ │ │ │ + beq 4e06c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 220a0 │ │ │ │ + bl 21ffc │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 4c800 │ │ │ │ + beq 4e098 │ │ │ │ mov r1, r7 │ │ │ │ - bl 24890 │ │ │ │ + bl 247bc │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 22388 │ │ │ │ - mov r0, r4 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - eoreq pc, sp, ip, ror #2 │ │ │ │ - andseq r3, r8, r4, asr #15 │ │ │ │ + bl 222e4 │ │ │ │ + b 4e06c │ │ │ │ + eoreq sp, pc, r4, ror #17 │ │ │ │ + andseq r4, r9, ip, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ - ldr r2, [pc, #148] @ 4c8f0 │ │ │ │ - ldr r3, [pc, #148] @ 4c8f4 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ + ldr r2, [pc, #160] @ 4e198 │ │ │ │ sub sp, sp, #24 │ │ │ │ mov r5, #0 │ │ │ │ mov r6, sp │ │ │ │ + ldr r3, [pc, #148] @ 4e19c │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - b 4c88c │ │ │ │ + b 4e128 │ │ │ │ mov r0, r6 │ │ │ │ - bl 56b24 │ │ │ │ + bl 58abc │ │ │ │ orr r5, r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 234b0 │ │ │ │ + bl 233f4 │ │ │ │ subs r4, r0, #0 │ │ │ │ - bne 4c880 │ │ │ │ - bl 56b24 │ │ │ │ + bne 4e11c │ │ │ │ + bl 58abc │ │ │ │ orr r5, r5, r0 │ │ │ │ tst r5, #2 │ │ │ │ - bne 4c8dc │ │ │ │ - ldr r2, [pc, #68] @ 4c8f8 │ │ │ │ - ldr r3, [pc, #60] @ 4c8f4 │ │ │ │ + bne 4e184 │ │ │ │ + ldr r2, [pc, #80] @ 4e1a0 │ │ │ │ + ldr r3, [pc, #72] @ 4e19c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 4c8ec │ │ │ │ + bne 4e194 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #24 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov r1, #18 │ │ │ │ mov r0, r4 │ │ │ │ - bl 56870 │ │ │ │ - b 4c8ac │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq r1, pc, r4, ror #20 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq r1, pc, ip, lsl #20 │ │ │ │ + bl 587dc │ │ │ │ + b 4e148 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eorseq r0, r1, ip, asr #3 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq r0, r1, r0, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r7, [r0] │ │ │ │ mov r5, r0 │ │ │ │ - mov r0, r7 │ │ │ │ mov r6, r1 │ │ │ │ - bl 240d4 │ │ │ │ + mov r0, r7 │ │ │ │ + bl 2400c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 240d4 │ │ │ │ + bl 2400c │ │ │ │ add r4, r4, r0 │ │ │ │ - add r1, r4, #2 │ │ │ │ mov r0, r7 │ │ │ │ - bl 254a8 │ │ │ │ + add r1, r4, #2 │ │ │ │ + bl 253d4 │ │ │ │ subs r4, r0, #0 │ │ │ │ - popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ + beq 4e230 │ │ │ │ str r4, [r5] │ │ │ │ - bl 240d4 │ │ │ │ - ldr r3, [pc, #24] @ 4c96c │ │ │ │ + bl 2400c │ │ │ │ + ldr r3, [pc, #60] @ 4e244 │ │ │ │ mov r1, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ ldrh r3, [r3] │ │ │ │ strh r3, [r4, r0] │ │ │ │ ldr r0, [r5] │ │ │ │ - pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 24434 │ │ │ │ - andseq r9, sl, r4, lsr #16 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + ldr lr, [sp, #20] │ │ │ │ + add sp, sp, #24 │ │ │ │ + b 2436c │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + andseq sl, fp, r0, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ - ldr r2, [pc, #384] @ 4cb08 │ │ │ │ - ldr r3, [pc, #384] @ 4cb0c │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ + ldr r2, [pc, #400] @ 4e3fc │ │ │ │ sub sp, sp, #32 │ │ │ │ mov r4, r0 │ │ │ │ movw r0, #35632 @ 0x8b30 │ │ │ │ + ldr r3, [pc, #388] @ 4e400 │ │ │ │ + ldr r5, [pc, #388] @ 4e404 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + add r5, pc, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 4b850 │ │ │ │ - ldr r5, [pc, #348] @ 4cb10 │ │ │ │ - mov r1, #4 │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r3, sp, #12 │ │ │ │ - add r2, sp, r1 │ │ │ │ + bl 4cfcc │ │ │ │ ldr r6, [r5, #172] @ 0xac │ │ │ │ + add r3, sp, #12 │ │ │ │ + add r2, sp, #4 │ │ │ │ mov r8, r0 │ │ │ │ + mov r1, #4 │ │ │ │ mov r0, r4 │ │ │ │ blx r6 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ sub r3, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - beq 4ca3c │ │ │ │ + beq 4e320 │ │ │ │ add r7, sp, #8 │ │ │ │ movw r6, #35632 @ 0x8b30 │ │ │ │ add r3, sp, r3, lsl #2 │ │ │ │ - ldr r0, [r3, #12] │ │ │ │ mov r2, r7 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ movw r1, #35663 @ 0x8b4f │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ blx r3 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, r6 │ │ │ │ - bne 4ca28 │ │ │ │ + bne 4e30c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ + mov r0, r4 │ │ │ │ ldr r2, [r5, #184] @ 0xb8 │ │ │ │ add r3, sp, r3, lsl #2 │ │ │ │ ldr r1, [r3, #12] │ │ │ │ - mov r0, r4 │ │ │ │ blx r2 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ sub r3, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bne 4c9ec │ │ │ │ - ldr r5, [pc, #208] @ 4cb14 │ │ │ │ + bne 4e2d0 │ │ │ │ + ldr r5, [pc, #224] @ 4e408 │ │ │ │ mov r1, r8 │ │ │ │ + mov r0, r4 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ - mov r0, r4 │ │ │ │ blx r3 │ │ │ │ - ldr r2, [pc, #188] @ 4cb18 │ │ │ │ - ldr r3, [r5, #176] @ 0xb0 │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r2, [pc, #204] @ 4e40c │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - blx r3 │ │ │ │ - ldr r2, [pc, #168] @ 4cb1c │ │ │ │ ldr r3, [r5, #176] @ 0xb0 │ │ │ │ add r2, pc, r2 │ │ │ │ + blx r3 │ │ │ │ + ldr r2, [pc, #184] @ 4e410 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ - blx r3 │ │ │ │ - ldr r2, [pc, #148] @ 4cb20 │ │ │ │ ldr r3, [r5, #176] @ 0xb0 │ │ │ │ add r2, pc, r2 │ │ │ │ + blx r3 │ │ │ │ + ldr r2, [pc, #164] @ 4e414 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ + ldr r3, [r5, #176] @ 0xb0 │ │ │ │ + add r2, pc, r2 │ │ │ │ blx r3 │ │ │ │ - ldr r2, [pc, #128] @ 4cb24 │ │ │ │ + ldr r2, [pc, #144] @ 4e418 │ │ │ │ mov r1, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #176] @ 0xb0 │ │ │ │ mov r0, r4 │ │ │ │ + ldr r3, [r5, #176] @ 0xb0 │ │ │ │ + add r2, pc, r2 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r5, #180] @ 0xb4 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #1 │ │ │ │ - bl 4b664 │ │ │ │ - ldr r2, [pc, #84] @ 4cb28 │ │ │ │ - ldr r3, [pc, #52] @ 4cb0c │ │ │ │ + bl 4cdcc │ │ │ │ + ldr r2, [pc, #100] @ 4e41c │ │ │ │ + ldr r3, [pc, #68] @ 4e400 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 4cb04 │ │ │ │ - mov r0, r8 │ │ │ │ + bne 4e3f8 │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ + mov r0, r8 │ │ │ │ add sp, sp, #32 │ │ │ │ - pop {r4, r5, r6, r7, r8, lr} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + ldr lr, [sp, #20] │ │ │ │ + add sp, sp, #24 │ │ │ │ bx r3 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq r1, pc, r8, lsr r9 @ │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq lr, pc, r8, ror r0 @ │ │ │ │ - eoreq sp, pc, r8, ror #31 │ │ │ │ - andseq r3, r8, r8, ror r5 │ │ │ │ - andseq r3, r8, r8, ror #10 │ │ │ │ - andseq r3, r8, r4, asr r5 │ │ │ │ - andseq r3, r8, r4, asr #10 │ │ │ │ - eoreq r1, pc, ip, ror #15 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eorseq r0, r1, r4, asr r0 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq ip, r1, r8, lsr #15 │ │ │ │ + eorseq ip, r1, r0, lsl #14 │ │ │ │ + @ instruction: 0x00193edc │ │ │ │ + andseq r3, r9, ip, asr #29 │ │ │ │ + @ instruction: 0x00193eb8 │ │ │ │ + andseq r3, r9, r8, lsr #29 │ │ │ │ + eorseq pc, r0, r8, lsl pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8-d10} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ + vpush {d8} │ │ │ │ sub ip, sp, ip │ │ │ │ - str r0, [ip, #1856] @ 0x740 │ │ │ │ - ldr r2, [pc, #408] @ 4cce0 │ │ │ │ + str r0, [ip, #1872] @ 0x750 │ │ │ │ + ldr r2, [pc, #420] @ 4e5e8 │ │ │ │ sub sp, sp, #2192 @ 0x890 │ │ │ │ - ldr r3, [pc, #404] @ 4cce4 │ │ │ │ + mov r5, r0 │ │ │ │ sub sp, sp, #8 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ + add r0, r0, #8 │ │ │ │ + ldr r3, [pc, #404] @ 4e5ec │ │ │ │ add r4, sp, #148 @ 0x94 │ │ │ │ - mov r5, r0 │ │ │ │ mov r1, r4 │ │ │ │ - add r0, r0, #8 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #2196] @ 0x894 │ │ │ │ mov r3, #0 │ │ │ │ - bl 55ec0 │ │ │ │ - vmov.f64 d7, #112 @ 0x3f800000 1.0 │ │ │ │ - mov ip, #0 │ │ │ │ - vldr s2, [r5, #32] │ │ │ │ - str ip, [sp, #140] @ 0x8c │ │ │ │ - vldr s6, [r5, #36] @ 0x24 │ │ │ │ - vldr s8, [r5, #40] @ 0x28 │ │ │ │ - vcvt.f64.f32 d1, s2 │ │ │ │ - vcvt.f64.f32 d3, s6 │ │ │ │ - vcvt.f64.f32 d4, s8 │ │ │ │ - vldr s10, [sp, #176] @ 0xb0 │ │ │ │ - vldr s20, [sp, #192] @ 0xc0 │ │ │ │ - vdiv.f64 d2, d7, d1 │ │ │ │ - vcvt.f64.f32 d5, s10 │ │ │ │ - vldr s18, [sp, #160] @ 0xa0 │ │ │ │ - vcvt.f64.f32 d10, s20 │ │ │ │ - vdiv.f64 d1, d7, d3 │ │ │ │ - vldr s6, [sp, #188] @ 0xbc │ │ │ │ - vcvt.f64.f32 d9, s18 │ │ │ │ - vstr d5, [sp, #120] @ 0x78 │ │ │ │ - vdiv.f64 d0, d7, d4 │ │ │ │ - vldr s10, [sp, #156] @ 0x9c │ │ │ │ - vldr s8, [sp, #172] @ 0xac │ │ │ │ - vcvt.f64.f32 d3, s6 │ │ │ │ - vcvt.f64.f32 d5, s10 │ │ │ │ - vcvt.f64.f32 d4, s8 │ │ │ │ - vstr d10, [sp, #128] @ 0x80 │ │ │ │ - vldr s12, [sp, #148] @ 0x94 │ │ │ │ - vldr s20, [sp, #184] @ 0xb8 │ │ │ │ - ldr r0, [pc, #248] @ 4cce8 │ │ │ │ - vstr d9, [sp, #112] @ 0x70 │ │ │ │ - vldr s18, [sp, #168] @ 0xa8 │ │ │ │ - vcvt.f64.f32 d6, s12 │ │ │ │ - vstr d3, [sp, #104] @ 0x68 │ │ │ │ - vldr s6, [r4, #4] │ │ │ │ - vcvt.f64.f32 d10, s20 │ │ │ │ - vstr d4, [sp, #96] @ 0x60 │ │ │ │ - vldr s8, [sp, #180] @ 0xb4 │ │ │ │ - vcvt.f64.f32 d3, s6 │ │ │ │ - vstr d5, [sp, #88] @ 0x58 │ │ │ │ - vldr s10, [sp, #164] @ 0xa4 │ │ │ │ - vcvt.f64.f32 d4, s8 │ │ │ │ - vcvt.f64.f32 d9, s18 │ │ │ │ - vcvt.f64.f32 d5, s10 │ │ │ │ - vstr d3, [sp, #64] @ 0x40 │ │ │ │ - add r0, pc, r0 │ │ │ │ + bl 57da4 │ │ │ │ + vmov.f64 d16, #112 @ 0x3f800000 1.0 │ │ │ │ + vldr s3, [r4, #4] │ │ │ │ + mov r2, #0 │ │ │ │ + add r4, sp, #196 @ 0xc4 │ │ │ │ + vldr s16, [r5, #32] │ │ │ │ + vldr s0, [r5, #36] @ 0x24 │ │ │ │ + vldr s1, [r5, #40] @ 0x28 │ │ │ │ + vcvt.f64.f32 d26, s3 │ │ │ │ + vldr s14, [sp, #184] @ 0xb8 │ │ │ │ + vcvt.f64.f32 d31, s16 │ │ │ │ + vldr s15, [sp, #188] @ 0xbc │ │ │ │ + vcvt.f64.f32 d30, s0 │ │ │ │ + vcvt.f64.f32 d29, s1 │ │ │ │ + vldr s4, [sp, #148] @ 0x94 │ │ │ │ + vcvt.f64.f32 d22, s14 │ │ │ │ + vldr s2, [sp, #156] @ 0x9c │ │ │ │ + vcvt.f64.f32 d20, s15 │ │ │ │ + vdiv.f64 d7, d16, d31 │ │ │ │ + vldr s5, [sp, #160] @ 0xa0 │ │ │ │ + vldr s7, [sp, #164] @ 0xa4 │ │ │ │ + vcvt.f64.f32 d28, s4 │ │ │ │ + vldr s6, [sp, #168] @ 0xa8 │ │ │ │ + vcvt.f64.f32 d23, s2 │ │ │ │ + vdiv.f64 d31, d16, d30 │ │ │ │ + vldr s9, [sp, #172] @ 0xac │ │ │ │ + vcvt.f64.f32 d19, s5 │ │ │ │ + vldr s8, [sp, #176] @ 0xb0 │ │ │ │ + vcvt.f64.f32 d27, s7 │ │ │ │ + vldr s10, [sp, #180] @ 0xb4 │ │ │ │ + vcvt.f64.f32 d24, s6 │ │ │ │ + vdiv.f64 d30, d16, d29 │ │ │ │ + vldr s11, [sp, #192] @ 0xc0 │ │ │ │ + vcvt.f64.f32 d21, s9 │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + vcvt.f64.f32 d18, s8 │ │ │ │ + vldr d6, [pc, #216] @ 4e5e0 │ │ │ │ + vcvt.f64.f32 d25, s10 │ │ │ │ + ldr r0, [pc, #224] @ 4e5f0 │ │ │ │ + vcvt.f64.f32 d17, s11 │ │ │ │ + cmp r3, #5 │ │ │ │ mov r3, #2000 @ 0x7d0 │ │ │ │ - vstr d4, [sp, #56] @ 0x38 │ │ │ │ + ldr r1, [r5, #64] @ 0x40 │ │ │ │ + vstr d28, [sp, #40] @ 0x28 │ │ │ │ + vseleq.f64 d16, d6, d16 │ │ │ │ + add r0, pc, r0 │ │ │ │ sub r0, r0, #2176 @ 0x880 │ │ │ │ - add r4, sp, #196 @ 0xc4 │ │ │ │ - vstr d5, [sp, #48] @ 0x30 │ │ │ │ + str r2, [sp, #140] @ 0x8c │ │ │ │ mov r2, #1 │ │ │ │ + vstr d16, [sp, #32] │ │ │ │ + vstr d27, [sp, #48] @ 0x30 │ │ │ │ + vstr d25, [sp, #56] @ 0x38 │ │ │ │ + vstr d26, [sp, #64] @ 0x40 │ │ │ │ + vstr d24, [sp, #72] @ 0x48 │ │ │ │ + vstr d22, [sp, #80] @ 0x50 │ │ │ │ + vstr d23, [sp, #88] @ 0x58 │ │ │ │ + vstr d21, [sp, #96] @ 0x60 │ │ │ │ + vstr d20, [sp, #104] @ 0x68 │ │ │ │ + vstr d19, [sp, #112] @ 0x70 │ │ │ │ + vstr d18, [sp, #120] @ 0x78 │ │ │ │ + vstr d17, [sp, #128] @ 0x80 │ │ │ │ + str r1, [sp, #136] @ 0x88 │ │ │ │ mov r1, r3 │ │ │ │ - vstr d6, [sp, #40] @ 0x28 │ │ │ │ - vstr d10, [sp, #80] @ 0x50 │ │ │ │ - vstr d9, [sp, #72] @ 0x48 │ │ │ │ - ldr ip, [r5, #8] │ │ │ │ - vldr d8, [pc, #120] @ 4ccd8 │ │ │ │ - cmp ip, #5 │ │ │ │ - ldr ip, [r5, #64] @ 0x40 │ │ │ │ - str ip, [sp, #136] @ 0x88 │ │ │ │ - vmoveq.f64 d7, d8 │ │ │ │ - vstr d7, [sp, #32] │ │ │ │ - vstr d0, [sp, #24] │ │ │ │ + vstr d30, [sp, #24] │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - vstr d1, [sp, #16] │ │ │ │ - vstr d2, [sp, #8] │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #92] @ 4ccec │ │ │ │ + vstr d7, [sp, #8] │ │ │ │ + vstr d31, [sp, #16] │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ + ldr r3, [pc, #104] @ 4e5f4 │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #76] @ 0x4c │ │ │ │ - bl 4c970 │ │ │ │ - ldr r2, [pc, #76] @ 4ccf0 │ │ │ │ - ldr r3, [pc, #60] @ 4cce4 │ │ │ │ + bl 4e248 │ │ │ │ + ldr r2, [pc, #88] @ 4e5f8 │ │ │ │ + ldr r3, [pc, #72] @ 4e5ec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #2196] @ 0x894 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 4ccd0 │ │ │ │ + bne 4e5d8 │ │ │ │ add sp, sp, #2192 @ 0x890 │ │ │ │ add sp, sp, #8 │ │ │ │ - vpop {d8-d10} │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ + vpop {d8} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ nop {0} │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ andmi ip, r4, ip, asr #25 │ │ │ │ - eoreq r1, pc, r0, ror r7 @ │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - @ instruction: 0x001bfdf0 │ │ │ │ - mlaeq pc, ip, sp, sp @ │ │ │ │ - eoreq r1, pc, ip, lsl r6 @ │ │ │ │ + eorseq pc, r0, r4, ror lr @ │ │ │ │ + muleq r0, ip, ip │ │ │ │ + andseq r0, sp, r4, asr #14 │ │ │ │ + eorseq ip, r1, r0, lsr #9 │ │ │ │ + eorseq pc, r0, r0, lsr sp @ │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r4, [pc, #120] @ 4cd88 │ │ │ │ + ldr r4, [pc, #148] @ 4e6b4 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, #188] @ 0xbc │ │ │ │ blx r3 │ │ │ │ cmp r5, #0 │ │ │ │ str r5, [r4, #144] @ 0x90 │ │ │ │ - popeq {r4, r5, r6, pc} │ │ │ │ - ldr r1, [pc, #92] @ 4cd8c │ │ │ │ + beq 4e6a4 │ │ │ │ + ldr r1, [pc, #120] @ 4e6b8 │ │ │ │ + mov r0, r5 │ │ │ │ ldr r3, [r4, #148] @ 0x94 │ │ │ │ add r1, pc, r1 │ │ │ │ - mov r0, r5 │ │ │ │ blx r3 │ │ │ │ - ldr r2, [pc, #76] @ 4cd90 │ │ │ │ + ldr r2, [pc, #104] @ 4e6bc │ │ │ │ + mov r1, #5 │ │ │ │ ldr r3, [r4, #192] @ 0xc0 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r2, r2, #1376 @ 0x560 │ │ │ │ sub r2, r2, #8 │ │ │ │ - mov r1, #5 │ │ │ │ blx r3 │ │ │ │ - ldr r1, [pc, #52] @ 4cd94 │ │ │ │ - ldr r3, [r4, #148] @ 0x94 │ │ │ │ + ldr r1, [pc, #80] @ 4e6c0 │ │ │ │ ldr r0, [r4, #144] @ 0x90 │ │ │ │ + ldr r3, [r4, #148] @ 0x94 │ │ │ │ add r1, pc, r1 │ │ │ │ blx r3 │ │ │ │ ldr lr, [r4, #152] @ 0x98 │ │ │ │ add r3, r4, #80 @ 0x50 │ │ │ │ - mov ip, lr │ │ │ │ mov r2, #0 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ mov r1, #1 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + mov ip, lr │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ + add sp, sp, #16 │ │ │ │ bx ip │ │ │ │ - eoreq sp, pc, ip, lsl sp @ │ │ │ │ - andseq r3, r8, r0, asr #5 │ │ │ │ - @ instruction: 0x001bfcd4 │ │ │ │ - andseq r3, r8, r0, lsr r2 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + eorseq ip, r1, ip, lsl #8 │ │ │ │ + @ instruction: 0x00193bfc │ │ │ │ + andseq r0, sp, r0, lsl r6 │ │ │ │ + andseq r3, r9, r0, ror fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #3896] @ 0xf38 │ │ │ │ - ldr r3, [pc, #1392] @ 4d320 │ │ │ │ - ldr r4, [pc, #1392] @ 4d324 │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r3, [pc, #1408] @ 4ec6c │ │ │ │ sub sp, sp, #164 @ 0xa4 │ │ │ │ - ldr r2, [pc, #1384] @ 4d328 │ │ │ │ + mov r7, r0 │ │ │ │ + ldr r4, [pc, #1400] @ 4ec70 │ │ │ │ + ldr r2, [pc, #1400] @ 4ec74 │ │ │ │ + add r3, pc, r3 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ add r4, pc, r4 │ │ │ │ - ldr r3, [pc, #1376] @ 4d32c │ │ │ │ + ldr r3, [pc, #1388] @ 4ec78 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [r4, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ cmp r5, #0 │ │ │ │ - mov r7, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ mov r3, #0 │ │ │ │ - beq 4d298 │ │ │ │ + beq 4ebe4 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 4ce2c │ │ │ │ - ldr r4, [pc, #1328] @ 4d330 │ │ │ │ + beq 4e768 │ │ │ │ + ldr r4, [pc, #1344] @ 4ec7c │ │ │ │ mov r3, #0 │ │ │ │ - add r4, pc, r4 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r3 │ │ │ │ + add r4, pc, r4 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ - bl 2492c │ │ │ │ + bl 24858 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ - bl 24a70 │ │ │ │ + bl 2499c │ │ │ │ ldr r1, [r4, #40] @ 0x28 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ - bl 230c0 │ │ │ │ + bl 23010 │ │ │ │ mov r1, #7 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab13c │ │ │ │ + bl b0f90 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 4cfd0 │ │ │ │ + bne 4e920 │ │ │ │ add r8, sp, #148 @ 0x94 │ │ │ │ add r9, sp, #152 @ 0x98 │ │ │ │ - ldr r6, [pc, #1252] @ 4d334 │ │ │ │ - ldr r4, [pc, #1252] @ 4d338 │ │ │ │ + ldr r6, [pc, #1268] @ 4ec80 │ │ │ │ + mov r2, r8 │ │ │ │ + mov r3, #1 │ │ │ │ + str r9, [sp] │ │ │ │ + ldr r4, [pc, #1256] @ 4ec84 │ │ │ │ add r6, pc, r6 │ │ │ │ - add r4, pc, r4 │ │ │ │ sub r1, r6, #1360 @ 0x550 │ │ │ │ - str r9, [sp] │ │ │ │ - mov r2, r8 │ │ │ │ - ldr r0, [r4, #44] @ 0x2c │ │ │ │ + add r4, pc, r4 │ │ │ │ sub r1, r1, #4 │ │ │ │ - mov r3, #1 │ │ │ │ - bl 23e58 │ │ │ │ + ldr r0, [r4, #44] @ 0x2c │ │ │ │ + bl 23d90 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 4ce88 │ │ │ │ + beq 4e7c4 │ │ │ │ ldr r5, [sp, #152] @ 0x98 │ │ │ │ cmp r5, #1 │ │ │ │ - beq 4cebc │ │ │ │ + beq 4e80c │ │ │ │ mvn r5, #0 │ │ │ │ - ldr r2, [pc, #1192] @ 4d33c │ │ │ │ - ldr r3, [pc, #1172] @ 4d32c │ │ │ │ + ldr r2, [pc, #1208] @ 4ec88 │ │ │ │ + ldr r3, [pc, #1188] @ 4ec78 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 4d31c │ │ │ │ + bne 4ec68 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #164 @ 0xa4 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [sp, #148] @ 0x94 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r0, [r4, #44] @ 0x2c │ │ │ │ add r3, sp, #108 @ 0x6c │ │ │ │ movw r2, #12328 @ 0x3028 │ │ │ │ - ldr r0, [r4, #44] @ 0x2c │ │ │ │ - bl 229a0 │ │ │ │ - ldr r2, [pc, #1128] @ 4d340 │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r1, [sp, #148] @ 0x94 │ │ │ │ + bl 228fc │ │ │ │ + ldr r2, [pc, #1124] @ 4ec8c │ │ │ │ mov r1, #6 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ - ldr r3, [pc, #1104] @ 4d344 │ │ │ │ + ldr r3, [pc, #1100] @ 4ec90 │ │ │ │ + ldr r0, [r4, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #148] @ 0x94 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - ldr r0, [r4, #44] @ 0x2c │ │ │ │ ldr r2, [r3] │ │ │ │ mov r3, #0 │ │ │ │ - bl 22364 │ │ │ │ + bl 222c0 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r4, #40] @ 0x28 │ │ │ │ - beq 4ce88 │ │ │ │ + beq 4e7c4 │ │ │ │ sub r3, r6, #1344 @ 0x540 │ │ │ │ - ldr r1, [sp, #148] @ 0x94 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ - sub r3, r3, #8 │ │ │ │ mov r2, #0 │ │ │ │ - bl 24734 │ │ │ │ + sub r3, r3, #8 │ │ │ │ + ldr r1, [sp, #148] @ 0x94 │ │ │ │ + bl 2466c │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 4ce88 │ │ │ │ + beq 4e7c4 │ │ │ │ ldr r2, [r4, #40] @ 0x28 │ │ │ │ - ldr r0, [r4, #44] @ 0x2c │ │ │ │ mov r3, r8 │ │ │ │ + ldr r0, [r4, #44] @ 0x2c │ │ │ │ mov r1, r2 │ │ │ │ - bl 2492c │ │ │ │ + bl 24858 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 4ce88 │ │ │ │ - bl 58518 │ │ │ │ + beq 4e7c4 │ │ │ │ + bl 5a678 │ │ │ │ + ldr r0, [r4, #44] @ 0x2c │ │ │ │ movw r1, #12373 @ 0x3055 │ │ │ │ str r8, [r7, #8] │ │ │ │ - ldr r0, [r4, #44] @ 0x2c │ │ │ │ - bl 2270c │ │ │ │ mov r7, #0 │ │ │ │ + bl 22668 │ │ │ │ mov r1, r0 │ │ │ │ - ldr r0, [pc, #980] @ 4d348 │ │ │ │ + ldr r0, [pc, #976] @ 4ec94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 4bfe0 │ │ │ │ - ldr r3, [pc, #972] @ 4d34c │ │ │ │ + bl 4d7a8 │ │ │ │ + ldr r3, [pc, #968] @ 4ec98 │ │ │ │ str r7, [r4, #196] @ 0xc4 │ │ │ │ + str r7, [r4, #200] @ 0xc8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #204] @ 0xcc │ │ │ │ - str r7, [r4, #200] @ 0xc8 │ │ │ │ - bl 4b8d8 │ │ │ │ + bl 4d060 │ │ │ │ sub r1, r6, #1328 @ 0x530 │ │ │ │ - sub r1, r1, #12 │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ - bl 4c970 │ │ │ │ - ldr r2, [pc, #936] @ 4d350 │ │ │ │ - ldr r3, [pc, #936] @ 4d354 │ │ │ │ - ldr r1, [pc, #936] @ 4d358 │ │ │ │ + sub r1, r1, #12 │ │ │ │ + bl 4e248 │ │ │ │ + ldr r2, [pc, #932] @ 4ec9c │ │ │ │ + ldr r3, [pc, #932] @ 4eca0 │ │ │ │ + ldr r0, [r4, #72] @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r4, #72] @ 0x48 │ │ │ │ - str r1, [r4, #216] @ 0xd8 │ │ │ │ strd r2, [r4, #208] @ 0xd0 │ │ │ │ - bl 4ccf8 │ │ │ │ + ldr r3, [pc, #916] @ 4eca4 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r4, #216] @ 0xd8 │ │ │ │ + bl 4e600 │ │ │ │ str r7, [r4, #76] @ 0x4c │ │ │ │ - b 4ce8c │ │ │ │ - ldr r5, [pc, #900] @ 4d35c │ │ │ │ + b 4e7c8 │ │ │ │ + ldr r5, [pc, #896] @ 4eca8 │ │ │ │ mov r6, #0 │ │ │ │ - add r5, pc, r5 │ │ │ │ add r4, sp, #112 @ 0x70 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ - ldr r0, [r5, #44] @ 0x2c │ │ │ │ str r6, [sp, #112] @ 0x70 │ │ │ │ - bl 24014 │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r0, [r5, #44] @ 0x2c │ │ │ │ + bl 23f4c │ │ │ │ ldr r8, [sp, #112] @ 0x70 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 25460 │ │ │ │ - mov r3, r4 │ │ │ │ - mov r2, r8 │ │ │ │ + bl 2538c │ │ │ │ mov r1, r0 │ │ │ │ - str r0, [sp, #96] @ 0x60 │ │ │ │ ldr r0, [r5, #44] @ 0x2c │ │ │ │ - bl 24014 │ │ │ │ - ldr r2, [pc, #824] @ 4d360 │ │ │ │ + mov r3, r4 │ │ │ │ + mov r2, r8 │ │ │ │ + str r1, [sp, #96] @ 0x60 │ │ │ │ + bl 23f4c │ │ │ │ + ldr r2, [pc, #820] @ 4ecac │ │ │ │ mov r1, #6 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ cmp r3, r6 │ │ │ │ - ble 4d2f0 │ │ │ │ - ldr r3, [pc, #796] @ 4d364 │ │ │ │ + ble 4ec3c │ │ │ │ + ldr r3, [pc, #792] @ 4ecb0 │ │ │ │ + add fp, sp, #108 @ 0x6c │ │ │ │ + add sl, sp, #116 @ 0x74 │ │ │ │ + add r8, sp, #148 @ 0x94 │ │ │ │ + add r9, sp, #152 @ 0x98 │ │ │ │ str r7, [sp, #100] @ 0x64 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ - ldr r3, [pc, #784] @ 4d368 │ │ │ │ - add fp, sp, #108 @ 0x6c │ │ │ │ + ldr r3, [pc, #764] @ 4ecb4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ - add sl, sp, #116 @ 0x74 │ │ │ │ sub r4, r3, #4 │ │ │ │ add r3, sp, #120 @ 0x78 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ add r3, sp, #124 @ 0x7c │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ add r3, sp, #128 @ 0x80 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ add r3, sp, #132 @ 0x84 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ add r3, sp, #136 @ 0x88 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ add r3, sp, #140 @ 0x8c │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ add r3, sp, #144 @ 0x90 │ │ │ │ - add r8, sp, #148 @ 0x94 │ │ │ │ - add r9, sp, #152 @ 0x98 │ │ │ │ mov r7, r3 │ │ │ │ - b 4d174 │ │ │ │ + b 4eac0 │ │ │ │ movw r2, #12344 @ 0x3038 │ │ │ │ cmp r3, r2 │ │ │ │ - beq 4d27c │ │ │ │ - ldr r2, [pc, #680] @ 4d36c │ │ │ │ + beq 4ebc8 │ │ │ │ + ldr r2, [pc, #676] @ 4ecb8 │ │ │ │ add r2, pc, r2 │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ - ldr r3, [sp, #148] @ 0x94 │ │ │ │ - mov r1, #6 │ │ │ │ - tst r3, #8 │ │ │ │ - moveq r2, #45 @ 0x2d │ │ │ │ - movne r2, #43 @ 0x2b │ │ │ │ - tst r3, #1 │ │ │ │ - str r2, [sp, #24] │ │ │ │ - moveq r2, #45 @ 0x2d │ │ │ │ - movne r2, #43 @ 0x2b │ │ │ │ - tst r3, #4 │ │ │ │ - str r2, [sp, #28] │ │ │ │ - moveq r2, #45 @ 0x2d │ │ │ │ - movne r2, #43 @ 0x2b │ │ │ │ - tst r3, #2 │ │ │ │ + add r6, r6, #1 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ + ldr r1, [sp, #148] @ 0x94 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ + tst r1, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ str r3, [sp, #20] │ │ │ │ - ldr r3, [sp, #144] @ 0x90 │ │ │ │ - str r2, [sp, #32] │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - ldr r2, [pc, #556] @ 4d370 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r3, [sp, #144] @ 0x90 │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ moveq r3, #45 @ 0x2d │ │ │ │ movne r3, #43 @ 0x2b │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - add r2, pc, r2 │ │ │ │ + tst r1, #1 │ │ │ │ + moveq r2, #45 @ 0x2d │ │ │ │ + movne r2, #43 @ 0x2b │ │ │ │ + str r3, [sp, #24] │ │ │ │ + tst r1, #4 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ + str r2, [sp, #28] │ │ │ │ + moveq r0, #45 @ 0x2d │ │ │ │ + movne r0, #43 @ 0x2b │ │ │ │ + ldr r2, [pc, #548] @ 4ecbc │ │ │ │ + tst r1, #2 │ │ │ │ + moveq r1, #45 @ 0x2d │ │ │ │ + movne r1, #43 @ 0x2b │ │ │ │ + strd r0, [sp, #32] │ │ │ │ + mov r1, #6 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ - add r6, r6, #1 │ │ │ │ cmp r3, r6 │ │ │ │ - ble 4d288 │ │ │ │ + ble 4ebd4 │ │ │ │ ldr r1, [r4, #4]! │ │ │ │ mov r3, fp │ │ │ │ movw r2, #12328 @ 0x3028 │ │ │ │ ldr r0, [r5, #44] @ 0x2c │ │ │ │ - bl 229a0 │ │ │ │ - ldr r1, [r4] │ │ │ │ + bl 228fc │ │ │ │ + ldr r0, [r5, #44] @ 0x2c │ │ │ │ mov r3, sl │ │ │ │ movw r2, #12324 @ 0x3024 │ │ │ │ - ldr r0, [r5, #44] @ 0x2c │ │ │ │ - bl 229a0 │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ + ldr r1, [r4] │ │ │ │ + bl 228fc │ │ │ │ ldr r1, [r4] │ │ │ │ movw r2, #12323 @ 0x3023 │ │ │ │ ldr r0, [r5, #44] @ 0x2c │ │ │ │ - bl 229a0 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + bl 228fc │ │ │ │ ldr r1, [r4] │ │ │ │ movw r2, #12322 @ 0x3022 │ │ │ │ ldr r0, [r5, #44] @ 0x2c │ │ │ │ - bl 229a0 │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + bl 228fc │ │ │ │ ldr r1, [r4] │ │ │ │ movw r2, #12321 @ 0x3021 │ │ │ │ ldr r0, [r5, #44] @ 0x2c │ │ │ │ - bl 229a0 │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + bl 228fc │ │ │ │ ldr r1, [r4] │ │ │ │ movw r2, #12325 @ 0x3025 │ │ │ │ ldr r0, [r5, #44] @ 0x2c │ │ │ │ - bl 229a0 │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + bl 228fc │ │ │ │ ldr r1, [r4] │ │ │ │ movw r2, #12326 @ 0x3026 │ │ │ │ ldr r0, [r5, #44] @ 0x2c │ │ │ │ - bl 229a0 │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + bl 228fc │ │ │ │ ldr r1, [r4] │ │ │ │ movw r2, #12337 @ 0x3031 │ │ │ │ ldr r0, [r5, #44] @ 0x2c │ │ │ │ - bl 229a0 │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + bl 228fc │ │ │ │ ldr r1, [r4] │ │ │ │ mov r3, r7 │ │ │ │ movw r2, #12339 @ 0x3033 │ │ │ │ ldr r0, [r5, #44] @ 0x2c │ │ │ │ - bl 229a0 │ │ │ │ + bl 228fc │ │ │ │ ldr r1, [r4] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, #12352 @ 0x3040 │ │ │ │ ldr r0, [r5, #44] @ 0x2c │ │ │ │ - bl 229a0 │ │ │ │ + bl 228fc │ │ │ │ + ldr r1, [r4] │ │ │ │ mov r3, r9 │ │ │ │ movw r2, #12327 @ 0x3027 │ │ │ │ - ldr r1, [r4] │ │ │ │ ldr r0, [r5, #44] @ 0x2c │ │ │ │ - bl 229a0 │ │ │ │ + bl 228fc │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ movw r2, #12368 @ 0x3050 │ │ │ │ cmp r3, r2 │ │ │ │ - beq 4d274 │ │ │ │ + beq 4ebc0 │ │ │ │ movw r2, #12369 @ 0x3051 │ │ │ │ cmp r3, r2 │ │ │ │ - bne 4d0b0 │ │ │ │ + bne 4ea00 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ - b 4d0c4 │ │ │ │ + b 4ea14 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ - b 4d0c4 │ │ │ │ - ldr r2, [pc, #240] @ 4d374 │ │ │ │ + b 4ea14 │ │ │ │ + ldr r2, [pc, #240] @ 4ecc0 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 4d0c4 │ │ │ │ + b 4ea14 │ │ │ │ ldr r7, [sp, #100] @ 0x64 │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ - bl 24c8c │ │ │ │ - b 4ce48 │ │ │ │ + bl 24bb8 │ │ │ │ + b 4e784 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ - ldr r3, [pc, #212] @ 4d378 │ │ │ │ + ldr r3, [pc, #212] @ 4ecc4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 248a8 │ │ │ │ + bl 247d4 │ │ │ │ cmp r0, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ - beq 4d2fc │ │ │ │ + beq 4ec48 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 235b8 │ │ │ │ + bl 234fc │ │ │ │ subs r4, r0, #0 │ │ │ │ - bne 4cdec │ │ │ │ - bl 22b5c │ │ │ │ - ldr r2, [pc, #160] @ 4d37c │ │ │ │ - mov r1, r4 │ │ │ │ - add r2, pc, r2 │ │ │ │ + bne 4e728 │ │ │ │ + bl 22ab8 │ │ │ │ + ldr r2, [pc, #160] @ 4ecc8 │ │ │ │ mov r3, r0 │ │ │ │ + mov r1, r4 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 4ce88 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 4e7c4 │ │ │ │ add r8, sp, #148 @ 0x94 │ │ │ │ add r9, sp, #152 @ 0x98 │ │ │ │ - b 4d28c │ │ │ │ - bl 22b5c │ │ │ │ - ldr r2, [pc, #120] @ 4d380 │ │ │ │ - mov r1, r6 │ │ │ │ - add r2, pc, r2 │ │ │ │ + b 4ebd8 │ │ │ │ + bl 22ab8 │ │ │ │ + ldr r2, [pc, #120] @ 4eccc │ │ │ │ mov r3, r0 │ │ │ │ + mov r1, r6 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 4ce88 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq r1, pc, r0, lsl r5 @ │ │ │ │ - eoreq sp, pc, ip, ror #24 │ │ │ │ - strdeq r1, [pc], -r8 @ │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq sp, pc, ip, lsr #24 │ │ │ │ - andseq pc, fp, r8, asr #23 │ │ │ │ - ldrdeq sp, [pc], -r8 @ │ │ │ │ - eoreq r1, pc, ip, lsr #8 │ │ │ │ - andseq r3, r8, ip, lsl #4 │ │ │ │ - andeq r1, r0, r8, lsr #22 │ │ │ │ - @ instruction: 0xfffff84c │ │ │ │ - @ instruction: 0xffffeff8 │ │ │ │ - @ instruction: 0xfffff510 │ │ │ │ - @ instruction: 0xffffe66c │ │ │ │ - @ instruction: 0xffffe66c │ │ │ │ - eoreq sp, pc, r4, asr sl @ │ │ │ │ - andseq r3, r8, r8, lsl r0 │ │ │ │ - @ instruction: 0x00182fb0 │ │ │ │ - andseq r2, r8, r8, lsr #31 │ │ │ │ - andseq sl, r7, r8, asr #3 │ │ │ │ - andseq r2, r8, ip, asr #30 │ │ │ │ - andseq fp, r7, ip, asr r0 │ │ │ │ - andeq r1, r0, r4, asr #14 │ │ │ │ - andseq r2, r8, r8, asr #26 │ │ │ │ - andseq r2, r8, r0, lsl #26 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 4e7c4 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + ldrsbteq pc, [r0], -r8 @ │ │ │ │ + eorseq ip, r1, ip, lsr #6 │ │ │ │ + eorseq pc, r0, r8, asr #23 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq ip, r1, r8, ror #5 │ │ │ │ + @ instruction: 0x001d04d0 │ │ │ │ + eorseq ip, r1, ip, lsl #5 │ │ │ │ + eorseq pc, r0, r0, lsl #22 │ │ │ │ + andseq r3, r9, r4, lsl #22 │ │ │ │ + andeq r1, r0, r4, lsl fp │ │ │ │ + @ instruction: 0xfffff778 │ │ │ │ + @ instruction: 0xffffee58 │ │ │ │ + @ instruction: 0xfffff3dc │ │ │ │ + @ instruction: 0xffffe484 │ │ │ │ + @ instruction: 0xffffe47c │ │ │ │ + ldrshteq ip, [r1], -r0 │ │ │ │ + andseq r3, r9, r4, lsl r9 │ │ │ │ + andseq r3, r9, r0, lsr #17 │ │ │ │ + mulseq r9, ip, r8 │ │ │ │ + andseq sl, r8, r8, asr #21 │ │ │ │ + andseq r3, r9, r4, asr #16 │ │ │ │ + andseq fp, r8, r0, ror #18 │ │ │ │ + andeq r1, r0, r0, lsr r7 │ │ │ │ + andseq r3, r9, r4, asr #12 │ │ │ │ + @ instruction: 0x001935fc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + strd r4, [sp, #-32]! @ 0xffffffe0 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + str sl, [sp, #24] │ │ │ │ + str lr, [sp, #28] │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ - ldr r2, [r0, #8] │ │ │ │ - mov r4, r0 │ │ │ │ - ldr r0, [pc, #1004] @ 4d790 │ │ │ │ - ldr r1, [pc, #1004] @ 4d794 │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r5, [pc, #1000] @ 4d798 │ │ │ │ - ldr r1, [r0, r1] │ │ │ │ + ldr r1, [pc, #1052] @ 4f114 │ │ │ │ sub sp, sp, #144 @ 0x90 │ │ │ │ - ldr r3, [pc, #992] @ 4d79c │ │ │ │ - ldr r1, [r1] │ │ │ │ - str r1, [sp, #140] @ 0x8c │ │ │ │ - mov r1, #0 │ │ │ │ + mov r4, r0 │ │ │ │ + ldr r2, [pc, #1044] @ 4f118 │ │ │ │ + ldr r5, [pc, #1044] @ 4f11c │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [pc, #1040] @ 4f120 │ │ │ │ + ldr r2, [r1, r2] │ │ │ │ add r5, pc, r5 │ │ │ │ + ldr r2, [r2] │ │ │ │ + str r2, [sp, #140] @ 0x8c │ │ │ │ + mov r2, #0 │ │ │ │ + ldr r2, [r0, #8] │ │ │ │ ldr r8, [r5, r3] │ │ │ │ cmp r2, #0 │ │ │ │ ldr r9, [r8] │ │ │ │ - beq 4d3e8 │ │ │ │ - ldr r3, [pc, #960] @ 4d7a0 │ │ │ │ + beq 4ed44 │ │ │ │ + ldr r3, [pc, #1000] @ 4f124 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #48] @ 0x30 │ │ │ │ blx r3 │ │ │ │ - ldr r3, [pc, #948] @ 4d7a4 │ │ │ │ + ldr r3, [pc, #988] @ 4f128 │ │ │ │ add sl, sp, #48 @ 0x30 │ │ │ │ - ldr r5, [r5, r3] │ │ │ │ - mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ + mov r2, sl │ │ │ │ + ldr r5, [r5, r3] │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 24de8 │ │ │ │ + bl 24d14 │ │ │ │ cmp r0, #0 │ │ │ │ - ldreq r3, [r5] │ │ │ │ - ldrne r0, [sp, #72] @ 0x48 │ │ │ │ - ldreq r3, [r3, #140] @ 0x8c │ │ │ │ - ldreq r0, [r3, #40] @ 0x28 │ │ │ │ - streq r0, [sp, #72] @ 0x48 │ │ │ │ - bl 23528 │ │ │ │ + beq 4ee44 │ │ │ │ + ldr r0, [sp, #72] @ 0x48 │ │ │ │ + bl 2346c │ │ │ │ add r3, sp, #4 │ │ │ │ add r2, sp, #8 │ │ │ │ - mov r1, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 2378c │ │ │ │ + mov r1, #1 │ │ │ │ + bl 236c4 │ │ │ │ ldr r7, [r4, #8] │ │ │ │ - cmp r7, #0 │ │ │ │ mov r6, r0 │ │ │ │ - beq 4d458 │ │ │ │ + cmp r7, #0 │ │ │ │ + beq 4eda8 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r0, #0 │ │ │ │ cmpne r3, #0 │ │ │ │ - bne 4d4e0 │ │ │ │ + bne 4ee58 │ │ │ │ ldr r0, [r5] │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 243f8 │ │ │ │ + bl 24330 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 4d6cc │ │ │ │ + beq 4f050 │ │ │ │ ldr r1, [r8] │ │ │ │ - ldr r0, [r5] │ │ │ │ mov r2, r7 │ │ │ │ - bl 23714 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bl 2364c │ │ │ │ subs r1, r0, #0 │ │ │ │ - bne 4d51c │ │ │ │ - ldr r2, [pc, #788] @ 4d7a8 │ │ │ │ + bne 4ee94 │ │ │ │ + ldr r2, [pc, #840] @ 4f12c │ │ │ │ mov r0, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl ab6e0 │ │ │ │ + bl b155c │ │ │ │ ldr r0, [r5] │ │ │ │ mov r1, r7 │ │ │ │ - bl 254cc │ │ │ │ + bl 253f8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2213c │ │ │ │ + bl 22098 │ │ │ │ mvn r0, #0 │ │ │ │ - ldr r2, [pc, #752] @ 4d7ac │ │ │ │ - ldr r3, [pc, #724] @ 4d794 │ │ │ │ + ldr r2, [pc, #804] @ 4f130 │ │ │ │ + ldr r3, [pc, #776] @ 4f118 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 4d774 │ │ │ │ + bne 4f0f8 │ │ │ │ add sp, sp, #144 @ 0x90 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldr sl, [sp, #24] │ │ │ │ + add sp, sp, #28 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r3, [r3, #140] @ 0x8c │ │ │ │ + ldr r0, [r3, #40] @ 0x28 │ │ │ │ + str r0, [sp, #72] @ 0x48 │ │ │ │ + b 4ed6c │ │ │ │ ldr r2, [r3, #4] │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 4d458 │ │ │ │ - bl 2213c │ │ │ │ - ldr r1, [r8] │ │ │ │ + bne 4eda8 │ │ │ │ + bl 22098 │ │ │ │ ldr r0, [r5] │ │ │ │ mov r2, r7 │ │ │ │ - bl 23714 │ │ │ │ + ldr r1, [r8] │ │ │ │ + bl 2364c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 4d778 │ │ │ │ + beq 4f0fc │ │ │ │ str r9, [r8] │ │ │ │ - bl 58518 │ │ │ │ + bl 5a678 │ │ │ │ mov r0, #0 │ │ │ │ - b 4d4b4 │ │ │ │ + b 4ee04 │ │ │ │ str r9, [r8] │ │ │ │ - bl 58518 │ │ │ │ - ldr r0, [pc, #644] @ 4d7b0 │ │ │ │ + bl 5a678 │ │ │ │ + ldr r0, [pc, #656] @ 4f134 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 21f74 │ │ │ │ + bl 21edc │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - cmp r1, #0 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ - beq 4d548 │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 4eec0 │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 254cc │ │ │ │ + bl 253f8 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ str r7, [r4, #8] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 4d55c │ │ │ │ - bl 2213c │ │ │ │ - str r6, [r4, #4] │ │ │ │ + beq 4eed4 │ │ │ │ + bl 22098 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, #0 │ │ │ │ - bl 220a0 │ │ │ │ + str r6, [r4, #4] │ │ │ │ + bl 21ffc │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 4d73c │ │ │ │ - ldr r1, [pc, #568] @ 4d7b4 │ │ │ │ + beq 4f0c0 │ │ │ │ + ldr r1, [pc, #580] @ 4f138 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 24890 │ │ │ │ + bl 247bc │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 22388 │ │ │ │ + bl 222e4 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 4d73c │ │ │ │ + beq 4f0c0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, #0 │ │ │ │ - bl 220a0 │ │ │ │ + bl 21ffc │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 4d5e4 │ │ │ │ - ldr r1, [pc, #520] @ 4d7b8 │ │ │ │ + beq 4ef60 │ │ │ │ + ldr r1, [pc, #532] @ 4f13c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 24890 │ │ │ │ - mov r7, r0 │ │ │ │ + bl 247bc │ │ │ │ + mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 22388 │ │ │ │ - cmp r7, #0 │ │ │ │ - beq 4d5e4 │ │ │ │ + mov r6, r3 │ │ │ │ + bl 222e4 │ │ │ │ + cmp r6, #0 │ │ │ │ + beq 4ef60 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r1, [r0, #132] @ 0x84 │ │ │ │ - blx r7 │ │ │ │ + blx r6 │ │ │ │ subs r1, r0, #0 │ │ │ │ - beq 4d5e4 │ │ │ │ + beq 4ef60 │ │ │ │ mov r0, sl │ │ │ │ - bl 4c8fc │ │ │ │ + bl 4e1a4 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, #0 │ │ │ │ - bl 220a0 │ │ │ │ + bl 21ffc │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 4d634 │ │ │ │ - ldr r1, [pc, #444] @ 4d7bc │ │ │ │ + beq 4efb4 │ │ │ │ + ldr r1, [pc, #452] @ 4f140 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 24890 │ │ │ │ - mov r7, r0 │ │ │ │ + bl 247bc │ │ │ │ + mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 22388 │ │ │ │ - cmp r7, #0 │ │ │ │ - beq 4d634 │ │ │ │ - mov r1, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + bl 222e4 │ │ │ │ + cmp r6, #0 │ │ │ │ + beq 4efb4 │ │ │ │ ldr r0, [r5] │ │ │ │ - blx r7 │ │ │ │ + mov r1, #3 │ │ │ │ + blx r6 │ │ │ │ subs r1, r0, #0 │ │ │ │ - beq 4d634 │ │ │ │ + beq 4efb4 │ │ │ │ mov r0, sl │ │ │ │ - bl 4c8fc │ │ │ │ + bl 4e1a4 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, #0 │ │ │ │ - bl 220a0 │ │ │ │ + bl 21ffc │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 4d684 │ │ │ │ - ldr r1, [pc, #368] @ 4d7c0 │ │ │ │ + beq 4f008 │ │ │ │ + ldr r1, [pc, #372] @ 4f144 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 24890 │ │ │ │ - mov r7, r0 │ │ │ │ + bl 247bc │ │ │ │ + mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 22388 │ │ │ │ - cmp r7, #0 │ │ │ │ - beq 4d684 │ │ │ │ - mov r1, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + bl 222e4 │ │ │ │ + cmp r6, #0 │ │ │ │ + beq 4f008 │ │ │ │ ldr r0, [r5] │ │ │ │ - blx r7 │ │ │ │ + mov r1, #3 │ │ │ │ + blx r6 │ │ │ │ subs r1, r0, #0 │ │ │ │ - beq 4d684 │ │ │ │ + beq 4f008 │ │ │ │ mov r0, sl │ │ │ │ - bl 4c8fc │ │ │ │ + bl 4e1a4 │ │ │ │ ldr r5, [sp, #48] @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 4bfe0 │ │ │ │ - ldr r3, [pc, #296] @ 4d7c4 │ │ │ │ + bl 4d7a8 │ │ │ │ + ldr r3, [pc, #296] @ 4f148 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r6, [r3, #220] @ 0xdc │ │ │ │ cmp r6, #0 │ │ │ │ - beq 4d6ec │ │ │ │ + beq 4f070 │ │ │ │ mov r0, r5 │ │ │ │ - bl 24c8c │ │ │ │ - ldr r3, [pc, #272] @ 4d7c8 │ │ │ │ + bl 24bb8 │ │ │ │ + ldr r3, [pc, #272] @ 4f14c │ │ │ │ mov r2, #0 │ │ │ │ - add r3, pc, r3 │ │ │ │ mov r0, #1 │ │ │ │ + add r3, pc, r3 │ │ │ │ str r2, [r3, #72] @ 0x48 │ │ │ │ str r2, [r3, #76] @ 0x4c │ │ │ │ - b 4d4b4 │ │ │ │ - ldr r2, [pc, #248] @ 4d7cc │ │ │ │ + b 4ee04 │ │ │ │ + ldr r2, [pc, #248] @ 4f150 │ │ │ │ mov r1, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r0, r6 │ │ │ │ - bl 2213c │ │ │ │ - b 4d4b0 │ │ │ │ + bl 22098 │ │ │ │ + b 4ee00 │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ cmp r3, #0 │ │ │ │ cmpne r4, #0 │ │ │ │ - beq 4d6a8 │ │ │ │ + beq 4f02c │ │ │ │ movw r0, #7939 @ 0x1f03 │ │ │ │ blx r3 │ │ │ │ - ldr r1, [pc, #196] @ 4d7d0 │ │ │ │ + ldr r1, [pc, #196] @ 4f154 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 21800 │ │ │ │ + bl 21768 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 4d6a8 │ │ │ │ - ldr r2, [pc, #180] @ 4d7d4 │ │ │ │ + beq 4f02c │ │ │ │ + ldr r2, [pc, #180] @ 4f158 │ │ │ │ mov r1, #2 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 4bfe0 │ │ │ │ - b 4d6a8 │ │ │ │ + bl 4d7a8 │ │ │ │ + b 4f02c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, #0 │ │ │ │ - bl 220a0 │ │ │ │ + bl 21ffc │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 4d76c │ │ │ │ - ldr r1, [pc, #128] @ 4d7d8 │ │ │ │ + beq 4f0f0 │ │ │ │ + ldr r1, [pc, #128] @ 4f15c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 24890 │ │ │ │ + bl 247bc │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 22388 │ │ │ │ - b 4d594 │ │ │ │ + bl 222e4 │ │ │ │ + b 4ef0c │ │ │ │ mov r4, r6 │ │ │ │ - b 4d594 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - ldr r2, [pc, #92] @ 4d7dc │ │ │ │ + b 4ef0c │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + ldr r2, [pc, #92] @ 4f160 │ │ │ │ mov r1, r0 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 4d4b0 │ │ │ │ - eoreq r0, pc, ip, lsl pc @ │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - strdeq r0, [pc], -ip @ │ │ │ │ - andeq r1, r0, r8, lsr #22 │ │ │ │ - eoreq sp, pc, r0, asr r6 @ │ │ │ │ - andeq r1, r0, r4, asr #14 │ │ │ │ - andseq r2, r8, r8, lsl #25 │ │ │ │ - eoreq r0, pc, r4, lsl #28 │ │ │ │ - andseq lr, r7, r4, lsr #28 │ │ │ │ - andseq r2, r8, r8, asr #23 │ │ │ │ - andseq r2, r8, r0, asr #23 │ │ │ │ - andseq r2, r8, ip, lsl #23 │ │ │ │ - andseq r2, r8, r0, asr fp │ │ │ │ - mlaeq pc, r4, r3, sp @ │ │ │ │ - eoreq sp, pc, r4, ror r3 @ │ │ │ │ - andseq r2, r8, r4, lsr #20 │ │ │ │ - andseq r2, r8, r8, lsr #21 │ │ │ │ - andseq r2, r8, r8, lsr #21 │ │ │ │ - andseq r2, r8, r0, lsl #20 │ │ │ │ - mulseq r8, ip, r9 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 4ee00 │ │ │ │ + eorseq pc, r0, ip, asr #11 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq pc, r0, r0, asr #11 │ │ │ │ + andeq r1, r0, r4, lsl fp │ │ │ │ + ldrshteq fp, [r1], -r4 │ │ │ │ + andeq r1, r0, r0, lsr r7 │ │ │ │ + andseq r3, r9, r8, lsl #11 │ │ │ │ + eorseq pc, r0, r4, asr #9 │ │ │ │ + @ instruction: 0x0018f6fc │ │ │ │ + andseq r3, r9, r0, lsr #9 │ │ │ │ + mulseq r9, r8, r4 │ │ │ │ + andseq r3, r9, r0, ror #8 │ │ │ │ + andseq r3, r9, r0, lsr #8 │ │ │ │ + eorseq fp, r1, r0, lsl sl │ │ │ │ + eorseq fp, r1, ip, ror #19 │ │ │ │ + andseq r3, r9, ip, ror #5 │ │ │ │ + andseq r3, r9, r4, ror r3 │ │ │ │ + andseq r3, r9, r0, ror r3 │ │ │ │ + andseq r3, r9, ip, asr #5 │ │ │ │ + andseq r3, r9, r4, ror #4 │ │ │ │ tst r0, #7 │ │ │ │ moveq r1, #8 │ │ │ │ - beq 4d7fc │ │ │ │ + beq 4f180 │ │ │ │ tst r0, #3 │ │ │ │ andne r0, r0, #1 │ │ │ │ - rsbne r1, r0, #2 │ │ │ │ moveq r1, #4 │ │ │ │ - ldr r3, [pc, #12] @ 4d810 │ │ │ │ + rsbne r1, r0, #2 │ │ │ │ + ldr r3, [pc, #12] @ 4f194 │ │ │ │ movw r0, #3317 @ 0xcf5 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #224] @ 0xe0 │ │ │ │ bx r3 │ │ │ │ - eoreq sp, pc, r8, lsr #4 │ │ │ │ - ldr r3, [pc, #68] @ 4d860 │ │ │ │ - ldr r2, [pc, #68] @ 4d864 │ │ │ │ + eorseq fp, r1, r4, lsr #17 │ │ │ │ + ldr r3, [pc, #72] @ 4f1e8 │ │ │ │ + movw r1, #10768 @ 0x2a10 │ │ │ │ + ldr r2, [pc, #68] @ 4f1ec │ │ │ │ add r3, pc, r3 │ │ │ │ + add r3, r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ - add r3, r3, #20 │ │ │ │ - movw r1, #10768 @ 0x2a10 │ │ │ │ - b 4d840 │ │ │ │ - ldr r2, [r3, #12] │ │ │ │ + b 4f1c4 │ │ │ │ + ldr r2, [r3, #-4] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 4d850 │ │ │ │ - ldr r1, [r3, #8]! │ │ │ │ + beq 4f1d8 │ │ │ │ + ldr r1, [r3, #-8] │ │ │ │ cmp r0, r1 │ │ │ │ - bne 4d830 │ │ │ │ + add r3, r3, #8 │ │ │ │ + bne 4f1b4 │ │ │ │ mov r0, r2 │ │ │ │ bx lr │ │ │ │ - ldr r2, [pc, #16] @ 4d868 │ │ │ │ + ldr r2, [pc, #16] @ 4f1f0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r2 │ │ │ │ bx lr │ │ │ │ - eoreq lr, sp, r4, asr #2 │ │ │ │ - andseq r2, r8, r0, ror #19 │ │ │ │ - @ instruction: 0x001829b8 │ │ │ │ + eoreq ip, pc, ip, asr #15 │ │ │ │ + andseq r3, r9, r4, lsr #5 │ │ │ │ + andseq r3, r9, r0, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r7, r2 │ │ │ │ - ldr r2, [pc, #812] @ 4dbb4 │ │ │ │ + ldr r2, [pc, #880] @ 4f58c │ │ │ │ mov r6, r3 │ │ │ │ - ldr r3, [pc, #808] @ 4dbb8 │ │ │ │ - add r2, pc, r2 │ │ │ │ sub sp, sp, #16 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ subs r5, r1, #0 │ │ │ │ - ldr r8, [sp, #40] @ 0x28 │ │ │ │ + ldr r3, [pc, #868] @ 4f590 │ │ │ │ moveq r5, sp │ │ │ │ cmp r7, #0 │ │ │ │ - ldr r3, [r3] │ │ │ │ - str r3, [sp, #12] │ │ │ │ - mov r3, #0 │ │ │ │ addeq r7, sp, #8 │ │ │ │ - mov r3, #0 │ │ │ │ cmp r6, #0 │ │ │ │ + ldr r8, [sp, #40] @ 0x28 │ │ │ │ addeq r6, sp, #4 │ │ │ │ - mov r1, r3 │ │ │ │ + mov r4, r0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ cmp r8, #0 │ │ │ │ - mov r2, r3 │ │ │ │ addeq r8, sp, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bl ca6f8 │ │ │ │ + ldr r3, [r3] │ │ │ │ + str r3, [sp, #12] │ │ │ │ + mov r3, #0 │ │ │ │ + mov r3, #0 │ │ │ │ + mov r2, r3 │ │ │ │ + mov r1, r3 │ │ │ │ + bl d1e94 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 4d918 │ │ │ │ + beq 4f2ac │ │ │ │ add r1, r4, #-1358954496 @ 0xaf000000 │ │ │ │ sub r1, r1, #52 @ 0x34 │ │ │ │ bfc r1, #8, #19 │ │ │ │ cmp r1, #0 │ │ │ │ - bne 4d97c │ │ │ │ + bne 4f324 │ │ │ │ movw r3, #32834 @ 0x8042 │ │ │ │ mov r2, #16 │ │ │ │ - str r3, [r7] │ │ │ │ mov r0, #0 │ │ │ │ - str r2, [r5] │ │ │ │ + str r3, [r7] │ │ │ │ movw r3, #6409 @ 0x1909 │ │ │ │ + str r2, [r5] │ │ │ │ movw r2, #5123 @ 0x1403 │ │ │ │ - b 4d948 │ │ │ │ - ldr r3, [pc, #668] @ 4dbbc │ │ │ │ - bic r2, r4, #255 @ 0xff │ │ │ │ - cmp r2, r3 │ │ │ │ + b 4f2e0 │ │ │ │ and r3, r4, #127 @ 0x7f │ │ │ │ + bic r2, r4, #255 @ 0xff │ │ │ │ str r3, [r5] │ │ │ │ - bne 4d9b8 │ │ │ │ + mov r3, #23040 @ 0x5a00 │ │ │ │ + movt r3, #22617 @ 0x5859 │ │ │ │ + cmp r2, r3 │ │ │ │ + bne 4f364 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r5] │ │ │ │ movw r3, #6407 @ 0x1907 │ │ │ │ str r3, [r7] │ │ │ │ movw r3, #6407 @ 0x1907 │ │ │ │ movw r2, #5123 @ 0x1403 │ │ │ │ str r3, [r6] │ │ │ │ str r2, [r8] │ │ │ │ - ldr r2, [pc, #616] @ 4dbc0 │ │ │ │ - ldr r3, [pc, #604] @ 4dbb8 │ │ │ │ + ldr r2, [pc, #676] @ 4f594 │ │ │ │ + ldr r3, [pc, #668] @ 4f590 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 4dbb0 │ │ │ │ + bne 4f588 │ │ │ │ add sp, sp, #16 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r3, [pc, #576] @ 4dbc4 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ add r4, r4, #-872415232 @ 0xcc000000 │ │ │ │ + mov r3, #248 @ 0xf8 │ │ │ │ + movt r3, #65280 @ 0xff00 │ │ │ │ sub r4, r4, #81 @ 0x51 │ │ │ │ and r3, r3, r4 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #81 @ 0x51 │ │ │ │ streq r3, [r5] │ │ │ │ - beq 4da44 │ │ │ │ + beq 4f40c │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #8 │ │ │ │ movw r3, #6409 @ 0x1909 │ │ │ │ str r3, [r7] │ │ │ │ str r2, [r5] │ │ │ │ movw r2, #5121 @ 0x1401 │ │ │ │ - b 4d948 │ │ │ │ - ldr r3, [pc, #520] @ 4dbc8 │ │ │ │ - cmp r4, r3 │ │ │ │ + b 4f2e0 │ │ │ │ movw r3, #6407 @ 0x1907 │ │ │ │ str r3, [r7] │ │ │ │ - bhi 4d9fc │ │ │ │ - ldr r3, [pc, #504] @ 4dbcc │ │ │ │ + movw r3, #21040 @ 0x5230 │ │ │ │ + movt r3, #16967 @ 0x4247 │ │ │ │ cmp r4, r3 │ │ │ │ - bls 4db04 │ │ │ │ - ldr r3, [pc, #496] @ 4dbd0 │ │ │ │ - ldr r2, [pc, #496] @ 4dbd4 │ │ │ │ + bhi 4f3b4 │ │ │ │ + movw r3, #21006 @ 0x520e │ │ │ │ + movt r3, #16967 @ 0x4247 │ │ │ │ + cmp r4, r3 │ │ │ │ + bls 4f4cc │ │ │ │ + ldr r2, [pc, #516] @ 4f598 │ │ │ │ + movw r3, #44529 @ 0xadf1 │ │ │ │ + movt r3, #48568 @ 0xbdb8 │ │ │ │ add r3, r4, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #33 @ 0x21 │ │ │ │ - bhi 4da44 │ │ │ │ + bhi 4f40c │ │ │ │ ldrb r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop {0} │ │ │ │ - ldr r3, [pc, #468] @ 4dbd8 │ │ │ │ - cmp r4, r3 │ │ │ │ - bhi 4db38 │ │ │ │ - sub r3, r3, #34 @ 0x22 │ │ │ │ + movw r3, #16944 @ 0x4230 │ │ │ │ + movt r3, #21063 @ 0x5247 │ │ │ │ cmp r4, r3 │ │ │ │ - bls 4da38 │ │ │ │ - ldr r3, [pc, #448] @ 4dbdc │ │ │ │ - ldr r2, [pc, #448] @ 4dbe0 │ │ │ │ + bhi 4f508 │ │ │ │ + movw r3, #16910 @ 0x420e │ │ │ │ + movt r3, #21063 @ 0x5247 │ │ │ │ + cmp r4, r3 │ │ │ │ + bls 4f3fc │ │ │ │ + ldr r2, [pc, #448] @ 4f59c │ │ │ │ + movw r3, #48625 @ 0xbdf1 │ │ │ │ + movt r3, #44472 @ 0xadb8 │ │ │ │ add r3, r4, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #33 @ 0x21 │ │ │ │ - bhi 4da44 │ │ │ │ + bhi 4f40c │ │ │ │ ldrb r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop {0} │ │ │ │ - ldr r3, [pc, #420] @ 4dbe4 │ │ │ │ + movw r3, #12852 @ 0x3234 │ │ │ │ + movt r3, #20784 @ 0x5130 │ │ │ │ cmp r4, r3 │ │ │ │ - beq 4d8f8 │ │ │ │ - movw r2, #6408 @ 0x1908 │ │ │ │ - mov r3, r2 │ │ │ │ - str r2, [r7] │ │ │ │ + beq 4f28c │ │ │ │ + movw r1, #6408 @ 0x1908 │ │ │ │ + movw r2, #5121 @ 0x1401 │ │ │ │ + mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ + str r1, [r7] │ │ │ │ + b 4f2e0 │ │ │ │ + movw r1, #6408 @ 0x1908 │ │ │ │ movw r2, #5121 @ 0x1401 │ │ │ │ - b 4d948 │ │ │ │ - movw r2, #6408 @ 0x1908 │ │ │ │ - mov r3, r2 │ │ │ │ - str r2, [r7] │ │ │ │ + mov r3, r1 │ │ │ │ mov r0, #1 │ │ │ │ - movw r2, #5121 @ 0x1401 │ │ │ │ - b 4d948 │ │ │ │ + str r1, [r7] │ │ │ │ + b 4f2e0 │ │ │ │ movw r3, #6407 @ 0x1907 │ │ │ │ movw r2, #33636 @ 0x8364 │ │ │ │ mov r0, #1 │ │ │ │ - b 4d948 │ │ │ │ + b 4f2e0 │ │ │ │ movw r3, #32992 @ 0x80e0 │ │ │ │ movw r2, #5123 @ 0x1403 │ │ │ │ mov r0, #1 │ │ │ │ - b 4d948 │ │ │ │ + b 4f2e0 │ │ │ │ movw r2, #6408 @ 0x1908 │ │ │ │ - str r2, [r7] │ │ │ │ movw r3, #32993 @ 0x80e1 │ │ │ │ - movw r2, #5121 @ 0x1401 │ │ │ │ mov r0, #1 │ │ │ │ - b 4d948 │ │ │ │ + str r2, [r7] │ │ │ │ + movw r2, #5121 @ 0x1401 │ │ │ │ + b 4f2e0 │ │ │ │ movw r3, #32992 @ 0x80e0 │ │ │ │ movw r2, #5121 @ 0x1401 │ │ │ │ mov r0, #1 │ │ │ │ - b 4d948 │ │ │ │ + b 4f2e0 │ │ │ │ movw r3, #6407 @ 0x1907 │ │ │ │ movw r2, #5121 @ 0x1401 │ │ │ │ mov r0, #1 │ │ │ │ - b 4d948 │ │ │ │ + b 4f2e0 │ │ │ │ movw r3, #32993 @ 0x80e1 │ │ │ │ movw r2, #33638 @ 0x8366 │ │ │ │ mov r0, #1 │ │ │ │ - b 4d948 │ │ │ │ + b 4f2e0 │ │ │ │ movw r3, #6407 @ 0x1907 │ │ │ │ movw r2, #33635 @ 0x8363 │ │ │ │ mov r0, #1 │ │ │ │ - b 4d948 │ │ │ │ + b 4f2e0 │ │ │ │ mov r0, #1 │ │ │ │ - b 4d940 │ │ │ │ + b 4f2d8 │ │ │ │ movw r3, #6408 @ 0x1908 │ │ │ │ movw r2, #33638 @ 0x8366 │ │ │ │ mov r0, #1 │ │ │ │ - b 4d948 │ │ │ │ - ldr r3, [pc, #220] @ 4dbe8 │ │ │ │ - cmp r4, r3 │ │ │ │ - beq 4db70 │ │ │ │ - bls 4db60 │ │ │ │ - ldr r3, [pc, #208] @ 4dbec │ │ │ │ + b 4f2e0 │ │ │ │ + movw r3, #14425 @ 0x3859 │ │ │ │ + movt r3, #12336 @ 0x3030 │ │ │ │ + cmp r4, r3 │ │ │ │ + beq 4f548 │ │ │ │ + bls 4f538 │ │ │ │ + movw r3, #21849 @ 0x5559 │ │ │ │ + movt r3, #12889 @ 0x3259 │ │ │ │ cmp r4, r3 │ │ │ │ movweq r2, #34235 @ 0x85bb │ │ │ │ - bne 4db78 │ │ │ │ + bne 4f550 │ │ │ │ mov r3, #16 │ │ │ │ - str r3, [r5] │ │ │ │ mov r0, #1 │ │ │ │ + str r3, [r5] │ │ │ │ movw r3, #34233 @ 0x85b9 │ │ │ │ - b 4d948 │ │ │ │ - ldr r3, [pc, #176] @ 4dbf0 │ │ │ │ + b 4f2e0 │ │ │ │ + movw r3, #16960 @ 0x4240 │ │ │ │ + movt r3, #21063 @ 0x5247 │ │ │ │ cmp r4, r3 │ │ │ │ movweq r3, #32859 @ 0x805b │ │ │ │ streq r3, [r7] │ │ │ │ - beq 4daec │ │ │ │ - ldr r3, [pc, #160] @ 4dbf4 │ │ │ │ + beq 4f4b4 │ │ │ │ + movw r3, #22869 @ 0x5955 │ │ │ │ + movt r3, #22870 @ 0x5956 │ │ │ │ cmp r4, r3 │ │ │ │ movweq r2, #34234 @ 0x85ba │ │ │ │ - beq 4db24 │ │ │ │ - b 4da44 │ │ │ │ - add r3, r3, #-285212672 @ 0xef000000 │ │ │ │ - add r3, r3, #15728640 @ 0xf00000 │ │ │ │ - cmp r4, r3 │ │ │ │ - bne 4da44 │ │ │ │ - mov r0, #1 │ │ │ │ - b 4d9a0 │ │ │ │ - bhi 4da44 │ │ │ │ - add r3, r3, #-16777216 @ 0xff000000 │ │ │ │ - add r3, r3, #14155776 @ 0xd80000 │ │ │ │ - add r3, r3, #245 @ 0xf5 │ │ │ │ - cmp r4, r3 │ │ │ │ - beq 4d99c │ │ │ │ - add r3, r3, #11 │ │ │ │ - cmp r4, r3 │ │ │ │ - beq 4d99c │ │ │ │ - sub r3, r3, #16711680 @ 0xff0000 │ │ │ │ - sub r3, r3, #11 │ │ │ │ - cmp r4, r3 │ │ │ │ - beq 4d99c │ │ │ │ - b 4da44 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq r0, pc, r4, lsr sl @ │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - ldmdapl r9, {r9, fp, ip, lr}^ │ │ │ │ - eoreq r0, pc, r8, ror #18 │ │ │ │ - @ instruction: 0xff0000f8 │ │ │ │ - submi r5, r7, #48, 4 │ │ │ │ - submi r5, r7, #-536870912 @ 0xe0000000 │ │ │ │ - ldclt 13, cr10, [r8, #964]! @ 0x3c4 │ │ │ │ - andseq ip, fp, r6, lsr #31 │ │ │ │ - subpl r4, r7, #48, 4 │ │ │ │ - ldcge 13, cr11, [r8, #964]! @ 0x3c4 │ │ │ │ - andseq ip, fp, ip, lsl #31 │ │ │ │ - teqpl r0, r4, lsr r2 │ │ │ │ - eorscc r3, r0, r9, asr r8 │ │ │ │ - subscc r5, r9, #373293056 @ 0x16400000 │ │ │ │ - subpl r4, r7, #64, 4 │ │ │ │ - ldmdbpl r6, {r0, r2, r4, r6, r8, fp, ip, lr}^ │ │ │ │ - movw r3, #32818 @ 0x8032 │ │ │ │ - cmp r1, r3 │ │ │ │ + beq 4f4f4 │ │ │ │ + b 4f40c │ │ │ │ + movw r3, #14425 @ 0x3859 │ │ │ │ + movt r3, #8224 @ 0x2020 │ │ │ │ + cmp r4, r3 │ │ │ │ + bne 4f40c │ │ │ │ + mov r0, #1 │ │ │ │ + b 4f34c │ │ │ │ + bhi 4f40c │ │ │ │ + movw r3, #22094 @ 0x564e │ │ │ │ + movt r3, #12849 @ 0x3231 │ │ │ │ + cmp r4, r3 │ │ │ │ + beq 4f348 │ │ │ │ + movw r3, #22105 @ 0x5659 │ │ │ │ + movt r3, #12849 @ 0x3231 │ │ │ │ + cmp r4, r3 │ │ │ │ + beq 4f348 │ │ │ │ + movw r3, #22094 @ 0x564e │ │ │ │ + movt r3, #12594 @ 0x3132 │ │ │ │ + cmp r4, r3 │ │ │ │ + beq 4f348 │ │ │ │ + b 4f40c │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eorseq pc, r0, ip, lsl #1 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq lr, r0, r0, ror #31 │ │ │ │ + andseq sp, ip, lr, lsr r8 │ │ │ │ + andseq sp, ip, r8, lsl r8 │ │ │ │ + movw r2, #32818 @ 0x8032 │ │ │ │ mov r3, r0 │ │ │ │ - beq 4dc98 │ │ │ │ - bhi 4dc6c │ │ │ │ + cmp r1, r2 │ │ │ │ + beq 4f640 │ │ │ │ + bhi 4f614 │ │ │ │ movw r2, #5121 @ 0x1401 │ │ │ │ cmp r1, r2 │ │ │ │ moveq r0, #1 │ │ │ │ - beq 4dc30 │ │ │ │ + beq 4f5d8 │ │ │ │ movw r2, #5123 @ 0x1403 │ │ │ │ sub r1, r1, r2 │ │ │ │ clz r1, r1 │ │ │ │ lsr r1, r1, #5 │ │ │ │ lsl r0, r1, #1 │ │ │ │ movw r2, #6410 @ 0x190a │ │ │ │ cmp r3, r2 │ │ │ │ - bhi 4dcc4 │ │ │ │ + bhi 4f66c │ │ │ │ movw r2, #6401 @ 0x1901 │ │ │ │ cmp r3, r2 │ │ │ │ - bls 4dd10 │ │ │ │ - ldr r2, [pc, #232] @ 4dd38 │ │ │ │ + bls 4f6b8 │ │ │ │ + ldr r2, [pc, #232] @ 4f6e0 │ │ │ │ sub r3, r3, #6400 @ 0x1900 │ │ │ │ - add r2, pc, r2 │ │ │ │ sub r3, r3, #2 │ │ │ │ + add r2, pc, r2 │ │ │ │ cmp r3, #8 │ │ │ │ - bhi 4dd10 │ │ │ │ + bhi 4f6b8 │ │ │ │ ldrb r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop {0} │ │ │ │ movw r2, #33636 @ 0x8364 │ │ │ │ cmp r1, r2 │ │ │ │ - bhi 4dca0 │ │ │ │ + bhi 4f648 │ │ │ │ movw r2, #33634 @ 0x8362 │ │ │ │ cmp r1, r2 │ │ │ │ - bhi 4dcbc │ │ │ │ + bhi 4f664 │ │ │ │ movw r0, #32820 @ 0x8034 │ │ │ │ cmp r1, r0 │ │ │ │ - beq 4dcbc │ │ │ │ + beq 4f664 │ │ │ │ cmp r1, r2 │ │ │ │ - bne 4dd30 │ │ │ │ + bne 4f6d8 │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ movw r2, #33638 @ 0x8366 │ │ │ │ cmp r1, r2 │ │ │ │ - beq 4dcbc │ │ │ │ + beq 4f664 │ │ │ │ sub r1, r1, #34048 @ 0x8500 │ │ │ │ sub r1, r1, #186 @ 0xba │ │ │ │ cmp r1, #1 │ │ │ │ - bhi 4dd30 │ │ │ │ + bhi 4f6d8 │ │ │ │ mov r0, #2 │ │ │ │ bx lr │ │ │ │ movw r2, #34233 @ 0x85b9 │ │ │ │ cmp r3, r2 │ │ │ │ - beq 4dcbc │ │ │ │ - bhi 4dcf8 │ │ │ │ + beq 4f664 │ │ │ │ + bhi 4f6a0 │ │ │ │ movw r2, #32992 @ 0x80e0 │ │ │ │ cmp r3, r2 │ │ │ │ - beq 4dd24 │ │ │ │ + beq 4f6cc │ │ │ │ movw r2, #32993 @ 0x80e1 │ │ │ │ cmp r3, r2 │ │ │ │ - bne 4dd10 │ │ │ │ + bne 4f6b8 │ │ │ │ sxth r0, r0 │ │ │ │ lsl r0, r0, #2 │ │ │ │ bx lr │ │ │ │ movw r2, #34647 @ 0x8757 │ │ │ │ sub r3, r3, r2 │ │ │ │ clz r3, r3 │ │ │ │ lsr r3, r3, #5 │ │ │ │ @@ -41366,71 +43078,73 @@ │ │ │ │ sxth r0, r0 │ │ │ │ lsl r0, r0, #1 │ │ │ │ bx lr │ │ │ │ sxth r0, r0 │ │ │ │ add r0, r0, r0, lsl #1 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ - b 4dc30 │ │ │ │ - andseq ip, fp, lr, ror sp │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + b 4f5d8 │ │ │ │ + andseq sp, ip, r2, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ vpush {d8} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r5, r2 │ │ │ │ - ldr r2, [pc, #784] @ 4e06c │ │ │ │ + ldr r2, [pc, #812] @ 4fa40 │ │ │ │ mov r8, r3 │ │ │ │ - ldr r3, [pc, #780] @ 4e070 │ │ │ │ + sub sp, sp, #60 @ 0x3c │ │ │ │ + mov r4, r0 │ │ │ │ + ldr r3, [pc, #800] @ 4fa44 │ │ │ │ + mov fp, r1 │ │ │ │ + mov r0, r5 │ │ │ │ + mov r1, r8 │ │ │ │ + vldr s14, [pc, #776] @ 4fa3c │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr sl, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - sub sp, sp, #60 @ 0x3c │ │ │ │ + ldrd r6, [sp, #108] @ 0x6c │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ ldrb r3, [sp, #116] @ 0x74 │ │ │ │ - vldr s14, [pc, #740] @ 4e068 │ │ │ │ - vmov s16, r3 │ │ │ │ - ldr r6, [sp, #108] @ 0x6c │ │ │ │ - ldr r7, [sp, #112] @ 0x70 │ │ │ │ - vcvt.f32.u32 s13, s16 │ │ │ │ cmp r6, #0 │ │ │ │ moveq r6, #1 │ │ │ │ - mov r4, r0 │ │ │ │ cmp r7, #0 │ │ │ │ - vdiv.f32 s15, s13, s14 │ │ │ │ - mov fp, r1 │ │ │ │ - mov r0, r5 │ │ │ │ - mov r1, r8 │ │ │ │ moveq r7, #1 │ │ │ │ - ldr sl, [sp, #104] @ 0x68 │ │ │ │ + vmov s16, r3 │ │ │ │ + vcvt.f32.u32 s13, s16 │ │ │ │ + vdiv.f32 s15, s13, s14 │ │ │ │ vstr s15, [sp, #36] @ 0x24 │ │ │ │ vstr s15, [sp, #40] @ 0x28 │ │ │ │ vstr s15, [sp, #44] @ 0x2c │ │ │ │ vstr s15, [sp, #48] @ 0x30 │ │ │ │ - bl 4dbf8 │ │ │ │ + bl 4f5a0 │ │ │ │ mul r9, r6, r0 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 4dfe8 │ │ │ │ + beq 4f9ac │ │ │ │ movw r3, #32993 @ 0x80e1 │ │ │ │ cmp r5, r3 │ │ │ │ - beq 4dfa0 │ │ │ │ + beq 4f964 │ │ │ │ str fp, [sp, #28] │ │ │ │ - mul r2, r9, r7 │ │ │ │ - mov r0, r2 │ │ │ │ - str r2, [sp, #24] │ │ │ │ - bl 24020 │ │ │ │ + mul fp, r9, r7 │ │ │ │ + mov r0, fp │ │ │ │ + bl 23f58 │ │ │ │ vmov r1, s16 │ │ │ │ - ldr r2, [sp, #24] │ │ │ │ + mov r2, fp │ │ │ │ mov fp, r0 │ │ │ │ - bl 24368 │ │ │ │ + bl 242a0 │ │ │ │ tst r9, #7 │ │ │ │ moveq r1, #8 │ │ │ │ - bne 4df8c │ │ │ │ - ldr r9, [pc, #600] @ 4e074 │ │ │ │ + bne 4f950 │ │ │ │ + ldr r9, [pc, #636] @ 4fa48 │ │ │ │ movw r0, #3317 @ 0xcf5 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [r9, #224] @ 0xe0 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r9, #224] @ 0xe0 │ │ │ │ movw r0, #3314 @ 0xcf2 │ │ │ │ mov r1, r6 │ │ │ │ @@ -41439,689 +43153,740 @@ │ │ │ │ movw r2, #34238 @ 0x85be │ │ │ │ movw r1, #34236 @ 0x85bc │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r1, #0 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r3, r6 │ │ │ │ - stmib sp, {r1, r5, r8, fp} │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ + stmib sp, {r1, r5, r8, fp} │ │ │ │ ldr ip, [r9, #228] @ 0xe4 │ │ │ │ blx ip │ │ │ │ movw r2, #6409 @ 0x1909 │ │ │ │ movw r3, #5123 @ 0x1403 │ │ │ │ cmp r5, r2 │ │ │ │ cmpeq r8, r3 │ │ │ │ - bne 4dec0 │ │ │ │ + bne 4f870 │ │ │ │ ldr r5, [r9, #232] @ 0xe8 │ │ │ │ mov r1, #0 │ │ │ │ - cmp r5, r1 │ │ │ │ str r1, [sp, #32] │ │ │ │ - beq 4e018 │ │ │ │ + cmp r5, r1 │ │ │ │ + beq 4f9f0 │ │ │ │ add r3, sp, #32 │ │ │ │ movw r2, #32864 @ 0x8060 │ │ │ │ mov r0, r4 │ │ │ │ blx r5 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r3, #13 │ │ │ │ - bls 4e018 │ │ │ │ + bls 4f9f0 │ │ │ │ movw r5, #6409 @ 0x1909 │ │ │ │ - ldr r3, [pc, #444] @ 4e078 │ │ │ │ + ldr r3, [pc, #480] @ 4fa4c │ │ │ │ add r3, pc, r3 │ │ │ │ str r5, [r3, #236] @ 0xec │ │ │ │ - ldr r6, [pc, #436] @ 4e07c │ │ │ │ + ldr r6, [pc, #472] @ 4fa50 │ │ │ │ vmov.f32 s0, #112 @ 0x3f800000 1.0 │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r3, [r6, #164] @ 0xa4 │ │ │ │ movw r1, #32870 @ 0x8066 │ │ │ │ mov r0, r4 │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r3, [r6, #164] @ 0xa4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r6, #168] @ 0xa8 │ │ │ │ movw r1, #10241 @ 0x2801 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r6, #168] @ 0xa8 │ │ │ │ - mov r1, #10240 @ 0x2800 │ │ │ │ mov r2, sl │ │ │ │ + mov r1, #10240 @ 0x2800 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r6, #168] @ 0xa8 │ │ │ │ movw r2, #33071 @ 0x812f │ │ │ │ movw r1, #10242 @ 0x2802 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r6, #168] @ 0xa8 │ │ │ │ movw r2, #33071 @ 0x812f │ │ │ │ movw r1, #10243 @ 0x2803 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movw r3, #6402 @ 0x1902 │ │ │ │ cmp r5, r3 │ │ │ │ - beq 4dfbc │ │ │ │ - ldr r3, [pc, #320] @ 4e080 │ │ │ │ + beq 4f980 │ │ │ │ + ldr r3, [pc, #356] @ 4fa54 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r3, [r3, #240] @ 0xf0 │ │ │ │ movw r1, #4100 @ 0x1004 │ │ │ │ mov r0, r4 │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r3, [r3, #240] @ 0xf0 │ │ │ │ blx r3 │ │ │ │ - ldr r2, [pc, #296] @ 4e084 │ │ │ │ - ldr r3, [pc, #272] @ 4e070 │ │ │ │ + ldr r2, [pc, #332] @ 4fa58 │ │ │ │ + ldr r3, [pc, #308] @ 4fa44 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 4e064 │ │ │ │ + bne 4fa38 │ │ │ │ mov r0, fp │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ vpop {d8} │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 24c8c │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + ldr lr, [sp, #32] │ │ │ │ + add sp, sp, #36 @ 0x24 │ │ │ │ + b 24bb8 │ │ │ │ tst r9, #3 │ │ │ │ andne r1, r9, #1 │ │ │ │ - rsbne r1, r1, #2 │ │ │ │ moveq r1, #4 │ │ │ │ - b 4de14 │ │ │ │ - ldr r3, [pc, #224] @ 4e088 │ │ │ │ + rsbne r1, r1, #2 │ │ │ │ + b 4f7c4 │ │ │ │ + ldr r3, [pc, #240] @ 4fa5c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #196] @ 0xc4 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 4dde4 │ │ │ │ + bne 4f798 │ │ │ │ str r5, [sp, #28] │ │ │ │ - b 4dde8 │ │ │ │ + b 4f79c │ │ │ │ ldr r3, [r6, #168] @ 0xa8 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #0 │ │ │ │ movw r1, #34892 @ 0x884c │ │ │ │ blx r3 │ │ │ │ ldr r3, [r6, #168] @ 0xa8 │ │ │ │ movw r2, #6409 @ 0x1909 │ │ │ │ movw r1, #34891 @ 0x884b │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ - b 4df38 │ │ │ │ - ldr r2, [pc, #156] @ 4e08c │ │ │ │ - ldr r3, [pc, #124] @ 4e070 │ │ │ │ + b 4f8e8 │ │ │ │ + ldr r2, [pc, #172] @ 4fa60 │ │ │ │ + ldr r3, [pc, #140] @ 4fa44 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 4e064 │ │ │ │ + bne 4fa38 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ vpop {d8} │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r3, [pc, #112] @ 4e090 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r3, [pc, #108] @ 4fa64 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #56] @ 0x38 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 4deb0 │ │ │ │ + beq 4f860 │ │ │ │ movw r5, #6402 @ 0x1902 │ │ │ │ mov r1, #0 │ │ │ │ - movw r2, #5123 @ 0x1403 │ │ │ │ str r7, [sp] │ │ │ │ - mov r0, r4 │ │ │ │ + movw r2, #5123 @ 0x1403 │ │ │ │ ldr r7, [r3, #228] @ 0xe4 │ │ │ │ - str r2, [sp, #12] │ │ │ │ + mov r0, r4 │ │ │ │ mov r3, r6 │ │ │ │ + stmib sp, {r1, r5} │ │ │ │ + str r2, [sp, #12] │ │ │ │ mov r2, r5 │ │ │ │ str fp, [sp, #16] │ │ │ │ - str r5, [sp, #8] │ │ │ │ - str r1, [sp, #4] │ │ │ │ blx r7 │ │ │ │ - b 4deb4 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ + b 4f864 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ cmnmi pc, #0 │ │ │ │ - eoreq r0, pc, r0, ror #10 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq ip, pc, r0, lsl ip @ │ │ │ │ - eoreq ip, pc, r4, ror fp @ │ │ │ │ - eoreq ip, pc, r4, ror #22 │ │ │ │ - eoreq ip, pc, ip, ror #21 │ │ │ │ - eoreq r0, pc, r4, ror #6 │ │ │ │ - eoreq ip, pc, r8, lsl #21 │ │ │ │ - ldrdeq r0, [pc], -r0 @ │ │ │ │ - eoreq ip, pc, r0, lsl sl @ │ │ │ │ + eorseq lr, r0, r0, lsr #23 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq fp, r1, r0, ror #4 │ │ │ │ + eorseq fp, r1, r4, asr #3 │ │ │ │ + eorseq fp, r1, ip, lsr #3 │ │ │ │ + eorseq fp, r1, r4, lsr r1 │ │ │ │ + eorseq lr, r0, r4, asr #19 │ │ │ │ + eorseq fp, r1, r4, asr #1 │ │ │ │ + eorseq lr, r0, ip, lsl r9 │ │ │ │ + eorseq fp, r1, r8, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ - ldr fp, [sp, #92] @ 0x5c │ │ │ │ - ldr r4, [sp, #96] @ 0x60 │ │ │ │ mov r6, r3 │ │ │ │ - cmp r4, #0 │ │ │ │ - cmpgt fp, #0 │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ - mov r7, r2 │ │ │ │ ldr r9, [sp, #80] @ 0x50 │ │ │ │ - ldr r2, [sp, #88] @ 0x58 │ │ │ │ - ldr r5, [sp, #100] @ 0x64 │ │ │ │ + mov r7, r2 │ │ │ │ str r0, [sp, #24] │ │ │ │ + ldr fp, [sp, #92] @ 0x5c │ │ │ │ + ldrd r4, [sp, #96] @ 0x60 │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ + ldr r2, [sp, #88] @ 0x58 │ │ │ │ + cmp r4, #0 │ │ │ │ + cmpgt fp, #0 │ │ │ │ str r3, [sp, #28] │ │ │ │ - ble 4e214 │ │ │ │ + ble 4fbe4 │ │ │ │ cmp r5, #0 │ │ │ │ + mov r8, r1 │ │ │ │ moveq r5, r4 │ │ │ │ cmp r9, #0 │ │ │ │ - sublt r3, r4, #1 │ │ │ │ - mlalt r6, r9, r3, r6 │ │ │ │ - mov r8, r1 │ │ │ │ - movw r3, #5123 @ 0x1403 │ │ │ │ + blt 4fc00 │ │ │ │ movw r1, #6409 @ 0x1909 │ │ │ │ - rsblt r9, r9, #0 │ │ │ │ + movw r3, #5123 @ 0x1403 │ │ │ │ cmp r8, r1 │ │ │ │ cmpeq r7, r3 │ │ │ │ - bne 4e128 │ │ │ │ - ldr r1, [pc, #524] @ 4e320 │ │ │ │ + bne 4fb00 │ │ │ │ + ldr r1, [pc, #588] @ 4fd38 │ │ │ │ movw r7, #5121 @ 0x1401 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [r1, #236] @ 0xec │ │ │ │ movw r1, #6410 @ 0x190a │ │ │ │ cmp r8, r1 │ │ │ │ movne r7, r3 │ │ │ │ + ldr sl, [pc, #564] @ 4fd3c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ - bl 4dbf8 │ │ │ │ - ldr sl, [pc, #484] @ 4e324 │ │ │ │ + bl 4f5a0 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r1, [sl, #196] @ 0xc4 │ │ │ │ - ldr r3, [sl, #224] @ 0xe0 │ │ │ │ - cmp r1, #0 │ │ │ │ and r1, r9, #7 │ │ │ │ str r0, [sp, #32] │ │ │ │ - beq 4e274 │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r3, [sl, #196] @ 0xc4 │ │ │ │ + cmp r3, #0 │ │ │ │ + ldr r3, [sl, #224] @ 0xe0 │ │ │ │ + beq 4fc7c │ │ │ │ cmp r1, #0 │ │ │ │ moveq r1, #8 │ │ │ │ - bne 4e21c │ │ │ │ + bne 4fc10 │ │ │ │ movw r0, #3317 @ 0xcf5 │ │ │ │ + ldr sl, [pc, #500] @ 4fd40 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ blx r3 │ │ │ │ - ldr r1, [sp, #32] │ │ │ │ - mov r0, r9 │ │ │ │ - blx 1c6508 │ │ │ │ - ldr sl, [pc, #416] @ 4e328 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + movw r0, #3314 @ 0xcf2 │ │ │ │ add sl, pc, sl │ │ │ │ + udiv r1, r9, r3 │ │ │ │ ldr r3, [sl, #224] @ 0xe0 │ │ │ │ - mov r1, r0 │ │ │ │ - movw r0, #3314 @ 0xcf2 │ │ │ │ blx r3 │ │ │ │ cmp r5, #0 │ │ │ │ - blt 4e2cc │ │ │ │ + blt 4fccc │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ cmp r4, r5 │ │ │ │ add r3, r2, r4 │ │ │ │ add r4, r2, r5 │ │ │ │ - blt 4e230 │ │ │ │ + blt 4fc24 │ │ │ │ + ldr sl, [pc, #440] @ 4fd44 │ │ │ │ mul r9, r5, r9 │ │ │ │ - ldr sl, [pc, #364] @ 4e32c │ │ │ │ str r9, [sp, #32] │ │ │ │ - add sl, pc, sl │ │ │ │ mov r9, r3 │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ sub r3, r4, r5 │ │ │ │ - str r6, [sp, #16] │ │ │ │ + mov r1, #0 │ │ │ │ + str fp, [sp] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ - str r7, [sp, #12] │ │ │ │ stmib sp, {r5, r8} │ │ │ │ - str fp, [sp] │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ + str r7, [sp, #12] │ │ │ │ + str r6, [sp, #16] │ │ │ │ ldr ip, [sl, #244] @ 0xf4 │ │ │ │ - mov r1, #0 │ │ │ │ blx ip │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r2, r4 │ │ │ │ add r4, r4, r5 │ │ │ │ cmp r4, r9 │ │ │ │ add r6, r6, r3 │ │ │ │ - ble 4e1c8 │ │ │ │ + ble 4fb98 │ │ │ │ cmp r2, r9 │ │ │ │ mov r3, r9 │ │ │ │ - blt 4e230 │ │ │ │ + blt 4fc24 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + sub r3, r4, #1 │ │ │ │ + mla r6, r9, r3, r6 │ │ │ │ + rsb r9, r9, #0 │ │ │ │ + b 4fad0 │ │ │ │ tst r9, #3 │ │ │ │ andne r1, r9, #1 │ │ │ │ - rsbne r1, r1, #2 │ │ │ │ moveq r1, #4 │ │ │ │ - b 4e168 │ │ │ │ - ldr ip, [pc, #248] @ 4e330 │ │ │ │ + rsbne r1, r1, #2 │ │ │ │ + b 4fb40 │ │ │ │ + ldr r1, [pc, #284] @ 4fd48 │ │ │ │ sub r4, r3, r2 │ │ │ │ - add ip, pc, ip │ │ │ │ - str r6, [sp, #96] @ 0x60 │ │ │ │ - str r7, [sp, #92] @ 0x5c │ │ │ │ - str r8, [sp, #88] @ 0x58 │ │ │ │ - str r4, [sp, #84] @ 0x54 │ │ │ │ - str fp, [sp, #80] @ 0x50 │ │ │ │ - ldr lr, [ip, #244] @ 0xf4 │ │ │ │ mov r3, r2 │ │ │ │ + str fp, [sp, #80] @ 0x50 │ │ │ │ + str r4, [sp, #84] @ 0x54 │ │ │ │ + str r8, [sp, #88] @ 0x58 │ │ │ │ + str r7, [sp, #92] @ 0x5c │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r6, [sp, #96] @ 0x60 │ │ │ │ + ldr lr, [r1, #244] @ 0xf4 │ │ │ │ mov r1, #0 │ │ │ │ - mov ip, lr │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ + ldr r2, [sp, #28] │ │ │ │ + mov ip, lr │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + ldr lr, [sp, #32] │ │ │ │ + add sp, sp, #36 @ 0x24 │ │ │ │ bx ip │ │ │ │ mul r0, r0, fp │ │ │ │ cmp r0, r9 │ │ │ │ - beq 4e15c │ │ │ │ + beq 4fb34 │ │ │ │ cmp r1, #0 │ │ │ │ movne r5, #1 │ │ │ │ - bne 4e21c │ │ │ │ + bne 4fc10 │ │ │ │ mov r1, #8 │ │ │ │ movw r0, #3317 @ 0xcf5 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ blx r3 │ │ │ │ - ldr r1, [sp, #32] │ │ │ │ - mov r0, r9 │ │ │ │ - blx 1c6508 │ │ │ │ - ldr r3, [sl, #224] @ 0xe0 │ │ │ │ - mov r5, #1 │ │ │ │ - mov r1, r0 │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ movw r0, #3314 @ 0xcf2 │ │ │ │ + mov r5, #1 │ │ │ │ + ldr r3, [sl, #224] @ 0xe0 │ │ │ │ + udiv r1, r9, r2 │ │ │ │ blx r3 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ add r3, r2, r4 │ │ │ │ - add r4, r2, r5 │ │ │ │ - b 4e1b4 │ │ │ │ - mov r5, #0 │ │ │ │ + add r4, r2, #1 │ │ │ │ + b 4fb84 │ │ │ │ ldr r3, [sl, #224] @ 0xe0 │ │ │ │ mov r1, #1 │ │ │ │ movw r0, #34226 @ 0x85b2 │ │ │ │ blx r3 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ + str r4, [sp] │ │ │ │ + mov r4, #0 │ │ │ │ mov r3, fp │ │ │ │ - mov r1, r5 │ │ │ │ - str r6, [sp, #16] │ │ │ │ - str r7, [sp, #12] │ │ │ │ - str r8, [sp, #8] │ │ │ │ - strd r4, [sp] │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ + mov r1, r4 │ │ │ │ movw r2, #6407 @ 0x1907 │ │ │ │ - ldr r4, [sl, #228] @ 0xe4 │ │ │ │ - blx r4 │ │ │ │ - movw r0, #34226 @ 0x85b2 │ │ │ │ - mov r1, r5 │ │ │ │ + str r8, [sp, #8] │ │ │ │ + str r7, [sp, #12] │ │ │ │ + str r6, [sp, #16] │ │ │ │ + ldr r5, [sl, #228] @ 0xe4 │ │ │ │ + str r4, [sp, #4] │ │ │ │ + blx r5 │ │ │ │ ldr r3, [sl, #224] @ 0xe0 │ │ │ │ + movw r0, #34226 @ 0x85b2 │ │ │ │ + mov r1, r4 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + ldr lr, [sp, #32] │ │ │ │ + add sp, sp, #36 @ 0x24 │ │ │ │ bx r3 │ │ │ │ - eoreq ip, pc, r8, lsl r9 @ │ │ │ │ - eoreq ip, pc, ip, ror #17 │ │ │ │ - eoreq ip, pc, r8, lsr #17 │ │ │ │ - eoreq ip, pc, ip, ror #16 │ │ │ │ - strdeq ip, [pc], -r4 @ │ │ │ │ + eorseq sl, r1, r0, asr #30 │ │ │ │ + eorseq sl, r1, ip, lsl #30 │ │ │ │ + ldrsbteq sl, [r1], -r4 │ │ │ │ + mlaseq r1, r8, lr, sl │ │ │ │ + eorseq sl, r1, ip, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r6, r2 │ │ │ │ - ldr r2, [pc, #416] @ 4e4f0 │ │ │ │ + ldr r2, [pc, #440] @ 4ff30 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r3 │ │ │ │ - ldr r3, [pc, #408] @ 4e4f4 │ │ │ │ + sub sp, sp, #52 @ 0x34 │ │ │ │ + ldr r3, [pc, #428] @ 4ff34 │ │ │ │ + mov r4, r1 │ │ │ │ + add r1, sp, #28 │ │ │ │ + ldr r9, [sp, #88] @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r8, [sp, #92] @ 0x5c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - sub sp, sp, #52 @ 0x34 │ │ │ │ + add r2, sp, #32 │ │ │ │ + ldr r7, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ add r3, sp, #36 @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ - mov r4, r1 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ - add r1, sp, #28 │ │ │ │ - add r2, sp, #32 │ │ │ │ - ldr r9, [sp, #88] @ 0x58 │ │ │ │ - ldr r8, [sp, #92] @ 0x5c │ │ │ │ - ldr r7, [sp, #96] @ 0x60 │ │ │ │ - bl 39b74 │ │ │ │ + bl 3a660 │ │ │ │ subs sl, r0, #0 │ │ │ │ - beq 4e4a0 │ │ │ │ + beq 4fee0 │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ cmp ip, #3 │ │ │ │ cmpne ip, #6 │ │ │ │ - bne 4e4a0 │ │ │ │ + bne 4fee0 │ │ │ │ cmp r4, #0 │ │ │ │ - bne 4e490 │ │ │ │ + bne 4fed0 │ │ │ │ cmp ip, #6 │ │ │ │ movne r4, #3 │ │ │ │ - beq 4e4b0 │ │ │ │ + beq 4fef0 │ │ │ │ movw fp, #5121 @ 0x1401 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ mov r1, r4 │ │ │ │ - str r3, [sp, #8] │ │ │ │ mov r4, #0 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ movw r2, #6407 @ 0x1907 │ │ │ │ mov r0, r5 │ │ │ │ - str r3, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - mov r3, fp │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #12] │ │ │ │ - bl 4dd3c │ │ │ │ + str r3, [sp, #8] │ │ │ │ + mov r3, fp │ │ │ │ + bl 4f6e4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ - ldr ip, [sp, #40] @ 0x28 │ │ │ │ + mov r2, fp │ │ │ │ + mov r0, r5 │ │ │ │ + str r4, [sp, #4] │ │ │ │ + ldr r1, [sp, #40] @ 0x28 │ │ │ │ + str r4, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ - mul r3, ip, r3 │ │ │ │ + str r4, [sp, #20] │ │ │ │ + mul r3, r1, r3 │ │ │ │ movw r1, #6407 @ 0x1907 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ - mov r2, fp │ │ │ │ - mov r0, r5 │ │ │ │ str r3, [sp, #16] │ │ │ │ - str r4, [sp, #20] │ │ │ │ mov r3, sl │ │ │ │ - str r4, [sp, #8] │ │ │ │ - str r4, [sp, #4] │ │ │ │ - bl 4e094 │ │ │ │ + bl 4fa68 │ │ │ │ mov r0, sl │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ cmp r9, r4 │ │ │ │ ldrne r3, [sp, #28] │ │ │ │ strne r3, [r9] │ │ │ │ cmp r8, #0 │ │ │ │ ldrne r3, [sp, #32] │ │ │ │ strne r3, [r8] │ │ │ │ cmp r7, #0 │ │ │ │ - ldrne r3, [sp, #36] @ 0x24 │ │ │ │ - strne r3, [r7] │ │ │ │ + beq 4fe8c │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + str r3, [r7] │ │ │ │ mov r0, #1 │ │ │ │ - ldr r2, [pc, #140] @ 4e4f8 │ │ │ │ - ldr r3, [pc, #132] @ 4e4f4 │ │ │ │ + ldr r2, [pc, #160] @ 4ff38 │ │ │ │ + ldr r3, [pc, #152] @ 4ff34 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 4e4ec │ │ │ │ + bne 4ff2c │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ cmp ip, #6 │ │ │ │ - bne 4e3c4 │ │ │ │ + bne 4fdec │ │ │ │ movw fp, #5123 @ 0x1403 │ │ │ │ - b 4e3c8 │ │ │ │ + b 4fdf0 │ │ │ │ mov r0, sl │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ mov r0, #0 │ │ │ │ - b 4e464 │ │ │ │ - ldr r3, [pc, #68] @ 4e4fc │ │ │ │ + b 4fe90 │ │ │ │ + ldr r3, [pc, #68] @ 4ff3c │ │ │ │ movw r2, #34037 @ 0x84f5 │ │ │ │ + movw fp, #5123 @ 0x1403 │ │ │ │ + cmp r5, r2 │ │ │ │ + movw r2, #32852 @ 0x8054 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3, #52] @ 0x34 │ │ │ │ movw r3, #34953 @ 0x8889 │ │ │ │ - cmp r5, r2 │ │ │ │ sub r3, r4, r3 │ │ │ │ clz r3, r3 │ │ │ │ lsr r3, r3, #5 │ │ │ │ moveq r3, #0 │ │ │ │ - movw r2, #32852 @ 0x8054 │ │ │ │ cmp r3, #0 │ │ │ │ movne r4, r2 │ │ │ │ - movw fp, #5123 @ 0x1403 │ │ │ │ - b 4e3c8 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq pc, lr, r8, ror #30 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq pc, lr, r4, asr lr @ │ │ │ │ - eoreq ip, pc, r4, ror r5 @ │ │ │ │ + b 4fdf0 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eorseq lr, r0, r0, asr #10 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq lr, r0, r8, lsr r4 │ │ │ │ + eorseq sl, r1, r8, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + strd r4, [sp, #-32]! @ 0xffffffe0 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + str sl, [sp, #24] │ │ │ │ + str lr, [sp, #28] │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ - ldr r5, [pc, #444] @ 4e6d4 │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r1, [pc, #440] @ 4e6d8 │ │ │ │ - ldr r2, [pc, #440] @ 4e6dc │ │ │ │ + ldr r5, [pc, #464] @ 50138 │ │ │ │ + mov r4, r0 │ │ │ │ + sub sp, sp, #24 │ │ │ │ + mov r3, #0 │ │ │ │ + ldr r0, [pc, #452] @ 5013c │ │ │ │ + ldr r2, [pc, #452] @ 50140 │ │ │ │ add r5, pc, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ ldr r7, [r5, #248] @ 0xf8 │ │ │ │ - ldr r2, [r1, r2] │ │ │ │ - mov r3, #0 │ │ │ │ - sub sp, sp, #24 │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [r0, r2] │ │ │ │ cmp r7, r3 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ - beq 4e6b8 │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 240d4 │ │ │ │ + beq 5011c │ │ │ │ + mov r0, r1 │ │ │ │ + mov r6, r1 │ │ │ │ + bl 2400c │ │ │ │ + mov r2, r0 │ │ │ │ mov r3, r6 │ │ │ │ movw r1, #34933 @ 0x8875 │ │ │ │ - mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ blx r7 │ │ │ │ ldr r3, [r5, #252] @ 0xfc │ │ │ │ - movw r0, #34379 @ 0x864b │ │ │ │ add r1, sp, #16 │ │ │ │ + movw r0, #34379 @ 0x864b │ │ │ │ blx r3 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmn r3, #1 │ │ │ │ - beq 4e5cc │ │ │ │ + beq 5001c │ │ │ │ ldr r3, [r5, #68] @ 0x44 │ │ │ │ movw r0, #34932 @ 0x8874 │ │ │ │ blx r3 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ - ldr r2, [pc, #308] @ 4e6e0 │ │ │ │ + mov r3, r0 │ │ │ │ + mov r1, #1 │ │ │ │ + mov r0, #3 │ │ │ │ + ldr r2, [pc, #316] @ 50144 │ │ │ │ add r6, r6, ip │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r1, #1 │ │ │ │ str r6, [sp] │ │ │ │ - mov r3, r0 │ │ │ │ - mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ + bl b155c │ │ │ │ mov r0, #0 │ │ │ │ - b 4e5f0 │ │ │ │ + b 50040 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 4e5ec │ │ │ │ + beq 5003c │ │ │ │ mov r1, #7 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab13c │ │ │ │ + bl b0f90 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 4e61c │ │ │ │ + bne 50080 │ │ │ │ mov r0, #1 │ │ │ │ - ldr r2, [pc, #236] @ 4e6e4 │ │ │ │ - ldr r3, [pc, #224] @ 4e6dc │ │ │ │ + ldr r2, [pc, #256] @ 50148 │ │ │ │ + ldr r3, [pc, #244] @ 50140 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 4e6d0 │ │ │ │ + bne 50134 │ │ │ │ add sp, sp, #24 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldr r2, [pc, #196] @ 4e6e8 │ │ │ │ - ldr r6, [pc, #196] @ 4e6ec │ │ │ │ - ldr r7, [pc, #196] @ 4e6f0 │ │ │ │ - ldr sl, [pc, #196] @ 4e6f4 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldr sl, [sp, #24] │ │ │ │ + add sp, sp, #28 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r2, [pc, #196] @ 5014c │ │ │ │ mov r1, #6 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ + add r9, sp, #8 │ │ │ │ + add r8, sp, #12 │ │ │ │ + ldr r6, [pc, #180] @ 50150 │ │ │ │ + ldr r7, [pc, #180] @ 50154 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [pc, #176] @ 50158 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl ab6e0 │ │ │ │ + bl b155c │ │ │ │ add r7, pc, r7 │ │ │ │ - add r6, r6, #428 @ 0x1ac │ │ │ │ movw r1, #34976 @ 0x88a0 │ │ │ │ + add r6, r6, #428 @ 0x1ac │ │ │ │ add sl, pc, sl │ │ │ │ - add r9, sp, #8 │ │ │ │ - add r8, sp, #12 │ │ │ │ - b 4e660 │ │ │ │ + b 500c4 │ │ │ │ ldr r1, [r6, #4] │ │ │ │ - ldr r3, [r5] │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r4 │ │ │ │ + ldr r3, [r5] │ │ │ │ blx r3 │ │ │ │ - ldr r1, [r6, #8] │ │ │ │ ldr r3, [r5] │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ + ldr r1, [r6, #8] │ │ │ │ blx r3 │ │ │ │ - ldr r2, [sp, #12] │ │ │ │ - str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r3, r7 │ │ │ │ - str r2, [sp] │ │ │ │ mov r1, #6 │ │ │ │ mov r0, #3 │ │ │ │ + str r2, [sp] │ │ │ │ + ldr r2, [sp, #12] │ │ │ │ + str r2, [sp, #4] │ │ │ │ mov r2, sl │ │ │ │ - bl ab6e0 │ │ │ │ + bl b155c │ │ │ │ ldr r7, [r6, #12]! │ │ │ │ cmp r7, #0 │ │ │ │ - bne 4e65c │ │ │ │ - b 4e5ec │ │ │ │ - ldr r2, [pc, #56] @ 4e6f8 │ │ │ │ + bne 500c0 │ │ │ │ + b 5003c │ │ │ │ + ldr r2, [pc, #56] @ 5015c │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 4e5c4 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq ip, pc, ip, lsl #10 │ │ │ │ - mlaeq lr, ip, sp, pc @ │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - mulseq r8, r4, ip │ │ │ │ - eoreq pc, lr, r8, asr #25 │ │ │ │ - @ instruction: 0x00181cb0 │ │ │ │ - eoreq sp, sp, r8, lsr #6 │ │ │ │ - andseq r2, r8, r4, asr r2 │ │ │ │ - @ instruction: 0x00181cb0 │ │ │ │ - andseq r1, r8, ip, asr fp │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 50014 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + ldrhteq sl, [r1], -r4 │ │ │ │ + eorseq lr, r0, r0, asr r3 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + andseq r2, r9, r8, lsl #9 │ │ │ │ + eorseq lr, r0, r8, lsl #5 │ │ │ │ + mulseq r9, r4, r4 │ │ │ │ + eoreq fp, pc, ip, asr #17 │ │ │ │ + andseq r2, r9, r8, lsr sl │ │ │ │ + mulseq r9, r4, r4 │ │ │ │ + andseq r2, r9, r4, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ - str r0, [ip, #3328] @ 0xd00 │ │ │ │ - mov r5, r0 │ │ │ │ - ldr r0, [pc, #1112] @ 4eb74 │ │ │ │ - ldr r3, [pc, #1112] @ 4eb78 │ │ │ │ - ldr r2, [pc, #1112] @ 4eb7c │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ + str r0, [ip, #3336] @ 0xd08 │ │ │ │ + ldr ip, [pc, #936] @ 5052c │ │ │ │ sub sp, sp, #736 @ 0x2e0 │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [r0, r2] │ │ │ │ - add r3, pc, r3 │ │ │ │ + mov r4, r0 │ │ │ │ add r6, sp, #104 @ 0x68 │ │ │ │ - ldr r3, [r3, #252] @ 0xfc │ │ │ │ - mov r4, r1 │ │ │ │ - mov r1, r6 │ │ │ │ + mov r5, r1 │ │ │ │ + ldr r2, [pc, #920] @ 50530 │ │ │ │ movw r0, #34018 @ 0x84e2 │ │ │ │ + mov r1, r6 │ │ │ │ + ldr r3, [pc, #912] @ 50534 │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r2, [ip, r2] │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r3, [r3, #252] @ 0xfc │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #732] @ 0x2dc │ │ │ │ mov r2, #0 │ │ │ │ blx r3 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ cmp r3, #2 │ │ │ │ - ble 4eb58 │ │ │ │ - mov r0, r5 │ │ │ │ - add r1, sp, #172 @ 0xac │ │ │ │ - bl 55ec0 │ │ │ │ - vmov.f64 d3, #96 @ 0x3f000000 0.5 │ │ │ │ - vmov.f32 s9, #64 @ 0x3e000000 0.125 │ │ │ │ - vmov.f32 s10, #96 @ 0x3f000000 0.5 │ │ │ │ - vldr s8, [pc, #1008] @ 4eb70 │ │ │ │ - add r2, sp, #188 @ 0xbc │ │ │ │ - add r0, sp, #236 @ 0xec │ │ │ │ - vmov.f32 s11, #112 @ 0x3f800000 1.0 │ │ │ │ - vldr s15, [r2, #-8] │ │ │ │ - vldr s12, [r2, #-12] │ │ │ │ - vldr s14, [r2, #-4] │ │ │ │ - sub r3, r2, #16 │ │ │ │ - vadd.f32 s12, s12, s15 │ │ │ │ + ble 5060c │ │ │ │ + mov r0, r4 │ │ │ │ + add r4, sp, #172 @ 0xac │ │ │ │ + mov r1, r4 │ │ │ │ + bl 57da4 │ │ │ │ + vldr s9, [pc, #836] @ 50528 │ │ │ │ + vmov.f64 d18, #96 @ 0x3f000000 0.5 │ │ │ │ + vmov.f32 s11, #64 @ 0x3e000000 0.125 │ │ │ │ + vmov.f32 s12, #96 @ 0x3f000000 0.5 │ │ │ │ + vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ + mov r1, r4 │ │ │ │ + mov r0, #3 │ │ │ │ + vldr s14, [r1, #4] │ │ │ │ + mov r2, r1 │ │ │ │ + mov r3, #4 │ │ │ │ + vldr s10, [r1, #8] │ │ │ │ + vldr s15, [r1, #12] │ │ │ │ + vadd.f32 s14, s14, s10 │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ vcvt.f64.f32 d7, s14 │ │ │ │ - vcvt.f64.f32 d6, s12 │ │ │ │ - vmla.f64 d7, d6, d3 │ │ │ │ - vcvt.f32.f64 s14, d7 │ │ │ │ - vstr s14, [r2, #-4] │ │ │ │ - vmov.f32 s15, s10 │ │ │ │ - vldmia r3!, {s14} │ │ │ │ - vmla.f32 s15, s14, s9 │ │ │ │ - vcmpe.f32 s15, s11 │ │ │ │ + vmla.f64 d16, d7, d18 │ │ │ │ + vcvt.f32.f64 s15, d16 │ │ │ │ + vstr s15, [r1, #12] │ │ │ │ + vldmia r2!, {s14} │ │ │ │ + vmov.f32 s15, s12 │ │ │ │ + vmla.f32 s15, s14, s11 │ │ │ │ + vcmpe.f32 s15, s13 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vmovgt.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ - bgt 4e7d8 │ │ │ │ + bgt 5024c │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - vmovmi.f32 s15, s8 │ │ │ │ - cmp r3, r2 │ │ │ │ - vstr s15, [r3, #-4] │ │ │ │ - bne 4e7b0 │ │ │ │ - add r2, r3, #16 │ │ │ │ - cmp r0, r2 │ │ │ │ - bne 4e788 │ │ │ │ - mov r5, #3 │ │ │ │ - cmp r4, #0 │ │ │ │ - vldr s14, [sp, #172] @ 0xac │ │ │ │ - vldr s12, [sp, #188] @ 0xbc │ │ │ │ - vldr s10, [sp, #204] @ 0xcc │ │ │ │ + vmovmi.f32 s15, s9 │ │ │ │ + subs r3, r3, #1 │ │ │ │ + vstr s15, [r2, #-4] │ │ │ │ + bne 50224 │ │ │ │ + subs r0, r0, #1 │ │ │ │ + add r1, r1, #16 │ │ │ │ + bne 501f8 │ │ │ │ + mov r4, #3 │ │ │ │ + cmp r5, #0 │ │ │ │ + vldr s9, [sp, #172] @ 0xac │ │ │ │ vldr s8, [sp, #176] @ 0xb0 │ │ │ │ - vldr s15, [sp, #192] @ 0xc0 │ │ │ │ - vldr s13, [sp, #208] @ 0xd0 │ │ │ │ + str r4, [sp, #104] @ 0x68 │ │ │ │ vldr s11, [sp, #180] @ 0xb4 │ │ │ │ - vldr s0, [sp, #196] @ 0xc4 │ │ │ │ - vldr s16, [sp, #212] @ 0xd4 │ │ │ │ - vldr s6, [sp, #184] @ 0xb8 │ │ │ │ + vldr s14, [sp, #184] @ 0xb8 │ │ │ │ + vldr s6, [sp, #188] @ 0xbc │ │ │ │ + vldr s5, [sp, #192] @ 0xc0 │ │ │ │ + vldr s12, [sp, #196] @ 0xc4 │ │ │ │ vldr s4, [sp, #200] @ 0xc8 │ │ │ │ - vldr s2, [sp, #216] @ 0xd8 │ │ │ │ - str r5, [sp, #104] @ 0x68 │ │ │ │ - bne 4eaa4 │ │ │ │ - ldr r3, [pc, #840] @ 4eb80 │ │ │ │ - vstr s14, [sp, #108] @ 0x6c │ │ │ │ + vldr s7, [sp, #204] @ 0xcc │ │ │ │ + vldr s10, [sp, #208] @ 0xd0 │ │ │ │ + vldr s13, [sp, #212] @ 0xd4 │ │ │ │ + vldr s15, [sp, #216] @ 0xd8 │ │ │ │ + bne 50558 │ │ │ │ + vstr s9, [sp, #108] @ 0x6c │ │ │ │ + ldr r3, [pc, #648] @ 50538 │ │ │ │ + vstr s6, [sp, #112] @ 0x70 │ │ │ │ + vstr s7, [sp, #116] @ 0x74 │ │ │ │ + str r5, [sp, #120] @ 0x78 │ │ │ │ + vstr s8, [sp, #124] @ 0x7c │ │ │ │ add r3, pc, r3 │ │ │ │ + vstr s5, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [r3, #256] @ 0x100 │ │ │ │ - vstr s12, [sp, #112] @ 0x70 │ │ │ │ - cmp r2, #0 │ │ │ │ - vstr s10, [sp, #116] @ 0x74 │ │ │ │ - vstr s8, [sp, #124] @ 0x7c │ │ │ │ - vstr s15, [sp, #128] @ 0x80 │ │ │ │ - vstr s13, [sp, #132] @ 0x84 │ │ │ │ + vstr s10, [sp, #132] @ 0x84 │ │ │ │ + str r5, [sp, #136] @ 0x88 │ │ │ │ vstr s11, [sp, #140] @ 0x8c │ │ │ │ - vstr s0, [sp, #144] @ 0x90 │ │ │ │ - vstr s16, [sp, #148] @ 0x94 │ │ │ │ - vstr s6, [sp, #156] @ 0x9c │ │ │ │ + vstr s12, [sp, #144] @ 0x90 │ │ │ │ + cmp r2, #0 │ │ │ │ + vstr s13, [sp, #148] @ 0x94 │ │ │ │ + str r5, [sp, #152] @ 0x98 │ │ │ │ + vstr s14, [sp, #156] @ 0x9c │ │ │ │ vstr s4, [sp, #160] @ 0xa0 │ │ │ │ - vstr s2, [sp, #164] @ 0xa4 │ │ │ │ - str r4, [sp, #120] @ 0x78 │ │ │ │ - str r4, [sp, #136] @ 0x88 │ │ │ │ - str r4, [sp, #152] @ 0x98 │ │ │ │ - str r4, [sp, #168] @ 0xa8 │ │ │ │ - beq 4ea8c │ │ │ │ + vstr s15, [sp, #164] @ 0xa4 │ │ │ │ + str r5, [sp, #168] @ 0xa8 │ │ │ │ + beq 50510 │ │ │ │ ldr r2, [r3, #260] @ 0x104 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 4ea8c │ │ │ │ + beq 50510 │ │ │ │ ldr r2, [r3, #264] @ 0x108 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 4ea8c │ │ │ │ + beq 50510 │ │ │ │ ldr r2, [r3, #268] @ 0x10c │ │ │ │ cmp r2, #0 │ │ │ │ - beq 4ea8c │ │ │ │ + beq 50510 │ │ │ │ ldr r2, [r3, #272] @ 0x110 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 4ea8c │ │ │ │ + beq 50510 │ │ │ │ ldr r2, [r3, #276] @ 0x114 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 4ea8c │ │ │ │ + beq 50510 │ │ │ │ ldr r3, [r3, #252] @ 0xfc │ │ │ │ mov r1, r6 │ │ │ │ movw r0, #35182 @ 0x896e │ │ │ │ blx r3 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ cmp r3, #2 │ │ │ │ - ble 4eba0 │ │ │ │ - ldr r5, [pc, #672] @ 4eb84 │ │ │ │ + ble 50624 │ │ │ │ + ldr r5, [pc, #484] @ 5053c │ │ │ │ mov r4, #0 │ │ │ │ + mov r6, #8 │ │ │ │ + movw r7, #35106 @ 0x8922 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, #256] @ 0x100 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r5, #264] @ 0x108 │ │ │ │ movw r0, #35137 @ 0x8941 │ │ │ │ add r1, sp, #108 @ 0x6c │ │ │ │ blx r3 │ │ │ │ @@ -42148,1375 +43913,1410 @@ │ │ │ │ movw r0, #35106 @ 0x8922 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r5, #268] @ 0x10c │ │ │ │ movw r2, #35190 @ 0x8976 │ │ │ │ movw r1, #33986 @ 0x84c2 │ │ │ │ movw r0, #35107 @ 0x8923 │ │ │ │ blx r3 │ │ │ │ - mov r6, #8 │ │ │ │ - movw ip, #35138 @ 0x8942 │ │ │ │ - movw r7, #35106 @ 0x8922 │ │ │ │ - stmib sp, {r4, r6, ip} │ │ │ │ - mov r3, r4 │ │ │ │ - mov r2, r4 │ │ │ │ + movw r3, #35138 @ 0x8942 │ │ │ │ mov r1, r7 │ │ │ │ - str r4, [sp, #16] │ │ │ │ str r7, [sp] │ │ │ │ + mov r2, r4 │ │ │ │ movw r0, #35172 @ 0x8964 │ │ │ │ - str r6, [sp, #20] │ │ │ │ + stmib sp, {r4, r6} │ │ │ │ + str r3, [sp, #12] │ │ │ │ + mov r3, r4 │ │ │ │ + str r4, [sp, #16] │ │ │ │ ldr r8, [r5, #272] @ 0x110 │ │ │ │ + str r6, [sp, #20] │ │ │ │ blx r8 │ │ │ │ movw r8, #35107 @ 0x8923 │ │ │ │ movw r3, #35139 @ 0x8943 │ │ │ │ - mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ + mov r2, r4 │ │ │ │ + movw r0, #35176 @ 0x8968 │ │ │ │ + str r8, [sp] │ │ │ │ + stmib sp, {r4, r6} │ │ │ │ str r3, [sp, #12] │ │ │ │ - str r4, [sp, #32] │ │ │ │ mov r3, r4 │ │ │ │ - str r4, [sp, #28] │ │ │ │ str r4, [sp, #16] │ │ │ │ - stmib sp, {r4, r6} │ │ │ │ - str r8, [sp] │ │ │ │ - movw r0, #35176 @ 0x8968 │ │ │ │ strd r6, [sp, #20] │ │ │ │ + str r4, [sp, #28] │ │ │ │ + str r4, [sp, #32] │ │ │ │ ldr r7, [r5, #276] @ 0x114 │ │ │ │ blx r7 │ │ │ │ movw r7, #35105 @ 0x8921 │ │ │ │ movw r3, #35137 @ 0x8941 │ │ │ │ + mov r1, r7 │ │ │ │ mov r2, r4 │ │ │ │ + movw r0, #35176 @ 0x8968 │ │ │ │ + str r7, [sp] │ │ │ │ + str r4, [sp, #4] │ │ │ │ + str r4, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ - str r4, [sp, #32] │ │ │ │ mov r3, r4 │ │ │ │ - str r4, [sp, #28] │ │ │ │ str r4, [sp, #16] │ │ │ │ - str r4, [sp, #8] │ │ │ │ - str r4, [sp, #4] │ │ │ │ - mov r1, r7 │ │ │ │ - movw r0, #35176 @ 0x8968 │ │ │ │ - str r8, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ - str r7, [sp] │ │ │ │ + str r8, [sp, #24] │ │ │ │ + str r4, [sp, #28] │ │ │ │ + str r4, [sp, #32] │ │ │ │ ldr r8, [r5, #276] @ 0x114 │ │ │ │ blx r8 │ │ │ │ - movw r2, #35140 @ 0x8944 │ │ │ │ - str r2, [sp, #12] │ │ │ │ - mov r3, #4 │ │ │ │ - mov r2, r4 │ │ │ │ - str r6, [sp, #20] │ │ │ │ - str r4, [sp, #16] │ │ │ │ - str r4, [sp, #8] │ │ │ │ - str r4, [sp, #4] │ │ │ │ + movw r3, #35140 @ 0x8944 │ │ │ │ + mov r1, r7 │ │ │ │ str r7, [sp] │ │ │ │ + mov r2, r4 │ │ │ │ movw r0, #35171 @ 0x8963 │ │ │ │ - ldr r4, [r5, #272] @ 0x110 │ │ │ │ - mov r1, r7 │ │ │ │ - blx r4 │ │ │ │ + str r4, [sp, #4] │ │ │ │ + str r4, [sp, #8] │ │ │ │ + str r3, [sp, #12] │ │ │ │ + mov r3, #4 │ │ │ │ + ldr r7, [r5, #272] @ 0x110 │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r6, [sp, #20] │ │ │ │ + blx r7 │ │ │ │ ldr r3, [r5, #260] @ 0x104 │ │ │ │ blx r3 │ │ │ │ - ldr r2, [pc, #292] @ 4eb88 │ │ │ │ - ldr r3, [pc, #276] @ 4eb7c │ │ │ │ + ldr r2, [pc, #100] @ 50540 │ │ │ │ + ldr r3, [pc, #80] @ 50530 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #732] @ 0x2dc │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 4ebb8 │ │ │ │ + bne 5063c │ │ │ │ add sp, sp, #736 @ 0x2e0 │ │ │ │ - vpop {d8} │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r2, [pc, #248] @ 4eb8c │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r2, [pc, #44] @ 50544 │ │ │ │ mov r1, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 4ea5c │ │ │ │ - vcvt.f64.f32 d1, s2 │ │ │ │ - vcvt.f64.f32 d2, s4 │ │ │ │ - vcvt.f64.f32 d3, s6 │ │ │ │ - vcvt.f64.f32 d0, s0 │ │ │ │ - vcvt.f64.f32 d4, s8 │ │ │ │ - vstr d1, [sp, #96] @ 0x60 │ │ │ │ - vcvt.f64.f32 d8, s16 │ │ │ │ - vcvt.f64.f32 d1, s11 │ │ │ │ - vstr d2, [sp, #88] @ 0x58 │ │ │ │ - vcvt.f64.f32 d5, s10 │ │ │ │ - vcvt.f64.f32 d2, s13 │ │ │ │ - vstr d3, [sp, #80] @ 0x50 │ │ │ │ - vcvt.f64.f32 d6, s12 │ │ │ │ - vcvt.f64.f32 d3, s15 │ │ │ │ - ldr r2, [pc, #172] @ 4eb90 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ add r2, pc, r2 │ │ │ │ - sub r2, r2, #1184 @ 0x4a0 │ │ │ │ - add r4, sp, #220 @ 0xdc │ │ │ │ + bl b155c │ │ │ │ + b 504d4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + eorseq lr, r0, r0, lsr r1 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq sl, r1, r4, lsl #17 │ │ │ │ + eorseq sl, r1, r0, ror r7 │ │ │ │ + eorseq sl, r1, ip, asr #13 │ │ │ │ + ldrshteq sp, [r0], -r4 │ │ │ │ + andseq r2, r9, ip, lsl #1 │ │ │ │ + andseq lr, ip, ip, asr #13 │ │ │ │ + andseq r2, r9, r0, lsr #32 │ │ │ │ + andseq r1, r9, r8, asr #30 │ │ │ │ + andseq r1, r9, r0, lsr #31 │ │ │ │ + ldr r1, [pc, #-24] @ 50548 │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ + vcvt.f64.f32 d18, s13 │ │ │ │ + vcvt.f64.f32 d20, s11 │ │ │ │ + vcvt.f64.f32 d24, s7 │ │ │ │ + add r5, sp, #220 @ 0xdc │ │ │ │ + vcvt.f64.f32 d27, s4 │ │ │ │ + vcvt.f64.f32 d7, s14 │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ - sub r2, r2, #4 │ │ │ │ - vstr d0, [sp, #64] @ 0x40 │ │ │ │ - mov r1, r3 │ │ │ │ - str r2, [sp] │ │ │ │ - vstr d1, [sp, #56] @ 0x38 │ │ │ │ + vcvt.f64.f32 d6, s12 │ │ │ │ + vcvt.f64.f32 d5, s10 │ │ │ │ mov r2, #1 │ │ │ │ - mov r0, r4 │ │ │ │ - vstr d2, [sp, #48] @ 0x30 │ │ │ │ - vstr d3, [sp, #40] @ 0x28 │ │ │ │ - vstr d4, [sp, #32] │ │ │ │ - vstr d5, [sp, #24] │ │ │ │ - vstr d6, [sp, #16] │ │ │ │ - vstr d7, [sp, #8] │ │ │ │ - vstr d8, [sp, #72] @ 0x48 │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #92] @ 4eb94 │ │ │ │ + vcvt.f64.f32 d26, s5 │ │ │ │ + vcvt.f64.f32 d23, s8 │ │ │ │ mov r0, r5 │ │ │ │ - mov r3, r4 │ │ │ │ - add r2, pc, r2 │ │ │ │ + vcvt.f64.f32 d3, s6 │ │ │ │ + vcvt.f64.f32 d22, s9 │ │ │ │ + add r1, pc, r1 │ │ │ │ + sub r1, r1, #1184 @ 0x4a0 │ │ │ │ + sub r1, r1, #4 │ │ │ │ + str r1, [sp] │ │ │ │ + mov r1, r3 │ │ │ │ + vstr d7, [sp, #80] @ 0x50 │ │ │ │ + vstr d22, [sp, #8] │ │ │ │ + vstr d3, [sp, #16] │ │ │ │ + vstr d24, [sp, #24] │ │ │ │ + vstr d23, [sp, #32] │ │ │ │ + vstr d26, [sp, #40] @ 0x28 │ │ │ │ + vstr d5, [sp, #48] @ 0x30 │ │ │ │ + vstr d20, [sp, #56] @ 0x38 │ │ │ │ + vstr d6, [sp, #64] @ 0x40 │ │ │ │ + vstr d18, [sp, #72] @ 0x48 │ │ │ │ + vstr d27, [sp, #88] @ 0x58 │ │ │ │ + vstr d16, [sp, #96] @ 0x60 │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ + ldr r2, [pc, #-160] @ 5054c │ │ │ │ + mov r0, r4 │ │ │ │ + mov r3, r5 │ │ │ │ mov r1, #7 │ │ │ │ - bl ab6e0 │ │ │ │ - mov r1, r4 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + mov r1, r5 │ │ │ │ mov r0, #33280 @ 0x8200 │ │ │ │ - bl 4e500 │ │ │ │ - b 4ea5c │ │ │ │ - ldr r2, [pc, #56] @ 4eb98 │ │ │ │ + bl 4ff40 │ │ │ │ + b 504d4 │ │ │ │ + ldr r2, [pc, #-196] @ 50550 │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 4e760 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - mlaeq lr, ip, fp, pc @ │ │ │ │ - eoreq ip, pc, r0, lsl #6 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - strdeq ip, [pc], -r4 @ │ │ │ │ - eoreq ip, pc, r8, asr #2 │ │ │ │ - eoreq pc, lr, ip, asr r8 @ │ │ │ │ - andseq r1, r8, r4, asr #17 │ │ │ │ - andseq sp, fp, r4, lsr pc │ │ │ │ - andseq r1, r8, r8, lsl #17 │ │ │ │ - @ instruction: 0x001817b0 │ │ │ │ - @ instruction: 0x001817d8 │ │ │ │ - ldr r2, [pc, #-12] @ 4eb9c │ │ │ │ - mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 501cc │ │ │ │ + ldr r2, [pc, #-216] @ 50554 │ │ │ │ + mov r1, #1 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 4e8dc │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 50350 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r4, [pc, #240] @ 4ecc4 │ │ │ │ + ldr r4, [pc, #256] @ 50760 │ │ │ │ movw r0, #7939 @ 0x1f03 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, #68] @ 0x44 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4, #68] @ 0x44 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #7936 @ 0x1f00 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 4ec0c │ │ │ │ - ldr r1, [pc, #200] @ 4ecc8 │ │ │ │ + beq 50698 │ │ │ │ + ldr r1, [pc, #216] @ 50764 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 21800 │ │ │ │ + bl 21768 │ │ │ │ subs r4, r0, #0 │ │ │ │ movne r4, #1 │ │ │ │ - ldr r3, [pc, #184] @ 4eccc │ │ │ │ + ldr r3, [pc, #200] @ 50768 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #196] @ 0xc4 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 4ecb4 │ │ │ │ + beq 50744 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 4eca4 │ │ │ │ + moveq r0, r5 │ │ │ │ + beq 50704 │ │ │ │ ldr r3, [r3, #280] @ 0x118 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 4ecac │ │ │ │ - ldr r1, [pc, #148] @ 4ecd0 │ │ │ │ + moveq r0, r3 │ │ │ │ + beq 50704 │ │ │ │ + ldr r1, [pc, #156] @ 5076c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 21800 │ │ │ │ + bl 21768 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 4ec74 │ │ │ │ + beq 50714 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 4ecbc │ │ │ │ - ldr r1, [pc, #120] @ 4ecd4 │ │ │ │ + beq 50758 │ │ │ │ + ldr r1, [pc, #128] @ 50770 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 21800 │ │ │ │ + bl 21768 │ │ │ │ cmp r0, #0 │ │ │ │ movne r0, #5 │ │ │ │ moveq r0, #0 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - ldr r1, [pc, #92] @ 4ecd8 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r1, [pc, #88] @ 50774 │ │ │ │ mov r0, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - bl 21800 │ │ │ │ eor r4, r4, #1 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 21768 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r4, #0 │ │ │ │ andne r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 4ec54 │ │ │ │ - mov r0, #7 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - mov r0, r5 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - mov r0, r3 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + movne r0, #7 │ │ │ │ + beq 506e8 │ │ │ │ + b 50704 │ │ │ │ + ldrd r4, [sp] │ │ │ │ mov r0, #8 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov r0, #4 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - eoreq fp, pc, r8, asr lr @ │ │ │ │ - @ instruction: 0x001817f0 │ │ │ │ - eoreq fp, pc, ip, lsl lr @ │ │ │ │ - @ instruction: 0x001817bc │ │ │ │ - @ instruction: 0x001817d0 │ │ │ │ - mulseq r8, r4, r7 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + b 50704 │ │ │ │ + eorseq sl, r1, ip, asr #7 │ │ │ │ + @ instruction: 0x00191fb4 │ │ │ │ + mlaseq r1, r0, r3, sl │ │ │ │ + andseq r1, r9, r8, ror pc │ │ │ │ + andseq r1, r9, ip, lsl #31 │ │ │ │ + andseq r1, r9, r0, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8-d10} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ + vpush {d8} │ │ │ │ sub ip, sp, ip │ │ │ │ - str r0, [ip, #3752] @ 0xea8 │ │ │ │ - ldr r3, [r0, #56] @ 0x38 │ │ │ │ - sub sp, sp, #284 @ 0x11c │ │ │ │ - cmp r3, #0 │ │ │ │ - ldr r2, [pc, #2304] @ 4f604 │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [sp, #132] @ 0x84 │ │ │ │ - ldr r3, [pc, #2296] @ 4f608 │ │ │ │ + str r0, [ip, #3776] @ 0xec0 │ │ │ │ + ldr r2, [pc, #2376] @ 510ec │ │ │ │ + sub sp, sp, #276 @ 0x114 │ │ │ │ + mov r9, #0 │ │ │ │ + mov r4, r0 │ │ │ │ + ldr r3, [pc, #2364] @ 510f0 │ │ │ │ + ldr r6, [r0, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ + vldr s17, [r0, #24] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - ldr r4, [r0, #4] │ │ │ │ + and r5, r6, #15 │ │ │ │ + vldr s16, [r0, #28] │ │ │ │ ldr r3, [r3] │ │ │ │ - str r3, [sp, #276] @ 0x114 │ │ │ │ + str r3, [sp, #268] @ 0x10c │ │ │ │ mov r3, #0 │ │ │ │ + ldr r3, [r0, #56] @ 0x38 │ │ │ │ + cmp r3, r9 │ │ │ │ moveq r3, #1 │ │ │ │ streq r3, [r0, #56] @ 0x38 │ │ │ │ ldr r3, [r0, #60] @ 0x3c │ │ │ │ - and r2, r4, #15 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #1 │ │ │ │ streq r3, [r0, #60] @ 0x3c │ │ │ │ - ldr r3, [pc, #2244] @ 4f60c │ │ │ │ - vldr s16, [r0, #28] │ │ │ │ + ldr r3, [pc, #2296] @ 510f4 │ │ │ │ add r3, pc, r3 │ │ │ │ - vldr s17, [r0, #24] │ │ │ │ - mov r5, r0 │ │ │ │ - str r2, [sp, #128] @ 0x80 │ │ │ │ - cmp r2, #8 │ │ │ │ - bhi 4fe18 │ │ │ │ - add r3, r3, r2 │ │ │ │ - ldrh r3, [r3, r2] │ │ │ │ + cmp r5, #8 │ │ │ │ + bhi 518f8 │ │ │ │ + add r3, r3, r5 │ │ │ │ + ldrh r3, [r3, r5] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop {0} │ │ │ │ - ldr r5, [pc, #2200] @ 4f610 │ │ │ │ - add r1, sp, #204 @ 0xcc │ │ │ │ + ldr r5, [pc, #2268] @ 510f8 │ │ │ │ + add r1, sp, #196 @ 0xc4 │ │ │ │ + movw r0, #34090 @ 0x852a │ │ │ │ + movw r6, #34106 @ 0x853a │ │ │ │ + movw r9, #34108 @ 0x853c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, #292] @ 0x124 │ │ │ │ - movw r0, #34090 @ 0x852a │ │ │ │ blx r3 │ │ │ │ - movw r6, #34106 @ 0x853a │ │ │ │ mov r1, r4 │ │ │ │ - ldr r3, [r5, #292] @ 0x124 │ │ │ │ movw r4, #6407 @ 0x1907 │ │ │ │ + ldr r3, [r5, #292] @ 0x124 │ │ │ │ movw r0, #34091 @ 0x852b │ │ │ │ blx r3 │ │ │ │ ldr r7, [r5, #284] @ 0x11c │ │ │ │ movw r3, #33985 @ 0x84c1 │ │ │ │ movw r2, #34083 @ 0x8523 │ │ │ │ mov r1, r4 │ │ │ │ movw r0, #34128 @ 0x8550 │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ blx r7 │ │ │ │ ldr r7, [r5, #284] @ 0x11c │ │ │ │ movw r3, #34090 @ 0x852a │ │ │ │ movw r2, #34084 @ 0x8524 │ │ │ │ - movw r0, #34128 @ 0x8550 │ │ │ │ mov r1, r4 │ │ │ │ + movw r0, #34128 @ 0x8550 │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ blx r7 │ │ │ │ ldr r7, [r5, #284] @ 0x11c │ │ │ │ movw r3, #33986 @ 0x84c2 │ │ │ │ movw r2, #34085 @ 0x8525 │ │ │ │ - movw r0, #34128 @ 0x8550 │ │ │ │ mov r1, r4 │ │ │ │ + movw r0, #34128 @ 0x8550 │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ blx r7 │ │ │ │ ldr r7, [r5, #284] @ 0x11c │ │ │ │ movw r3, #34091 @ 0x852b │ │ │ │ movw r2, #34086 @ 0x8526 │ │ │ │ - movw r0, #34128 @ 0x8550 │ │ │ │ mov r1, r4 │ │ │ │ + movw r0, #34128 @ 0x8550 │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - blx r7 │ │ │ │ mov r6, #0 │ │ │ │ + blx r7 │ │ │ │ + movw r3, #34111 @ 0x853f │ │ │ │ movw r7, #34094 @ 0x852e │ │ │ │ + mov r1, r4 │ │ │ │ + movw r0, #34128 @ 0x8550 │ │ │ │ + str r7, [sp] │ │ │ │ + stmib sp, {r3, r6} │ │ │ │ movw r3, #34096 @ 0x8530 │ │ │ │ - movw r1, #34111 @ 0x853f │ │ │ │ mov r2, r3 │ │ │ │ - movw r9, #34108 @ 0x853c │ │ │ │ - stmib sp, {r1, r6} │ │ │ │ - movw r0, #34128 @ 0x8550 │ │ │ │ - mov r1, r4 │ │ │ │ - str r6, [sp, #20] │ │ │ │ - str r6, [sp, #16] │ │ │ │ str r6, [sp, #12] │ │ │ │ - str r7, [sp] │ │ │ │ + str r6, [sp, #16] │ │ │ │ + str r6, [sp, #20] │ │ │ │ ldr r8, [r5, #288] @ 0x120 │ │ │ │ blx r8 │ │ │ │ - str r9, [sp] │ │ │ │ - movw r2, #34083 @ 0x8523 │ │ │ │ - movw r0, #34129 @ 0x8551 │ │ │ │ mov r3, r7 │ │ │ │ + movw r2, #34083 @ 0x8523 │ │ │ │ + str r9, [sp] │ │ │ │ mov r1, r4 │ │ │ │ + movw r0, #34129 @ 0x8551 │ │ │ │ str r4, [sp, #4] │ │ │ │ ldr r8, [r5, #284] @ 0x11c │ │ │ │ blx r8 │ │ │ │ movw r8, #34103 @ 0x8537 │ │ │ │ - str r8, [sp] │ │ │ │ - movw r2, #34084 @ 0x8524 │ │ │ │ - movw r0, #34129 @ 0x8551 │ │ │ │ mov r3, r6 │ │ │ │ + movw r2, #34084 @ 0x8524 │ │ │ │ mov r1, r4 │ │ │ │ + movw r0, #34129 @ 0x8551 │ │ │ │ + str r8, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ ldr sl, [r5, #284] @ 0x11c │ │ │ │ blx sl │ │ │ │ movw r3, #33984 @ 0x84c0 │ │ │ │ movw r2, #34085 @ 0x8525 │ │ │ │ + str r9, [sp] │ │ │ │ mov r1, r4 │ │ │ │ movw r0, #34129 @ 0x8551 │ │ │ │ - str r9, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ ldr r9, [r5, #284] @ 0x11c │ │ │ │ blx r9 │ │ │ │ - movw r2, #34086 @ 0x8526 │ │ │ │ - movw r0, #34129 @ 0x8551 │ │ │ │ mov r3, r6 │ │ │ │ - mov r1, r4 │ │ │ │ - str r4, [sp, #4] │ │ │ │ + movw r2, #34086 @ 0x8526 │ │ │ │ str r8, [sp] │ │ │ │ ldr r8, [r5, #284] @ 0x11c │ │ │ │ + mov r1, r4 │ │ │ │ + movw r0, #34129 @ 0x8551 │ │ │ │ + str r4, [sp, #4] │ │ │ │ blx r8 │ │ │ │ movw r3, #34096 @ 0x8530 │ │ │ │ ldr r8, [r5, #288] @ 0x120 │ │ │ │ + mov r1, r4 │ │ │ │ mov r2, r3 │ │ │ │ movw r0, #34129 @ 0x8551 │ │ │ │ - mov r1, r4 │ │ │ │ - str r6, [sp, #20] │ │ │ │ - str r6, [sp, #16] │ │ │ │ - str r6, [sp, #12] │ │ │ │ - str r6, [sp, #8] │ │ │ │ - str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ + str r6, [sp, #4] │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str r6, [sp, #12] │ │ │ │ + str r6, [sp, #16] │ │ │ │ + str r6, [sp, #20] │ │ │ │ blx r8 │ │ │ │ ldr r3, [r5, #296] @ 0x128 │ │ │ │ mov r1, #2 │ │ │ │ movw r0, #34126 @ 0x854e │ │ │ │ blx r3 │ │ │ │ - ldr r2, [pc, #1772] @ 4f614 │ │ │ │ - ldr r3, [pc, #1756] @ 4f608 │ │ │ │ + ldr r2, [pc, #1840] @ 510fc │ │ │ │ + ldr r3, [pc, #1824] @ 510f0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ - ldr r3, [sp, #276] @ 0x114 │ │ │ │ + ldr r3, [sp, #268] @ 0x10c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 4f154 │ │ │ │ - add sp, sp, #284 @ 0x11c │ │ │ │ - vpop {d8-d10} │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + bne 50c18 │ │ │ │ + add sp, sp, #276 @ 0x114 │ │ │ │ + vpop {d8} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ vldr s14, [r0, #32] │ │ │ │ vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ vcmp.f32 s14, s15 │ │ │ │ - str r3, [sp, #148] @ 0x94 │ │ │ │ - ldr r3, [r0, #52] @ 0x34 │ │ │ │ - str r3, [sp, #152] @ 0x98 │ │ │ │ + str r3, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [r0] │ │ │ │ + str r3, [sp, #128] @ 0x80 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ + ldr r3, [r0, #52] @ 0x34 │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ movne r3, #1 │ │ │ │ - strne r3, [sp, #144] @ 0x90 │ │ │ │ - bne 4ef9c │ │ │ │ + strne r3, [sp, #132] @ 0x84 │ │ │ │ + bne 50a54 │ │ │ │ vldr s14, [r0, #40] @ 0x28 │ │ │ │ vcmp.f32 s14, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ - str r3, [sp, #144] @ 0x90 │ │ │ │ - ldr r3, [sp, #128] @ 0x80 │ │ │ │ - ldr r7, [r5, #76] @ 0x4c │ │ │ │ - cmp r3, #4 │ │ │ │ - add r0, r7, #3 │ │ │ │ - vldr s17, [r5, #72] @ 0x48 │ │ │ │ - str r0, [sp, #196] @ 0xc4 │ │ │ │ - beq 4fcd0 │ │ │ │ - ble 4f384 │ │ │ │ - ldr r8, [pc, #1620] @ 4f618 │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [r8, #300] @ 0x12c │ │ │ │ + str r3, [sp, #132] @ 0x84 │ │ │ │ + cmp r5, #4 │ │ │ │ + vldr s16, [r4, #72] @ 0x48 │ │ │ │ + ldr r8, [r4, #76] @ 0x4c │ │ │ │ + add r0, r8, #3 │ │ │ │ + str r0, [sp, #188] @ 0xbc │ │ │ │ + beq 517c0 │ │ │ │ + ble 50e6c │ │ │ │ + ldr sl, [pc, #1672] @ 51100 │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r3, [sl, #300] @ 0x12c │ │ │ │ cmp r3, #0 │ │ │ │ - beq 4f370 │ │ │ │ - add r3, r7, #4 │ │ │ │ + beq 50e58 │ │ │ │ + add r3, r8, #4 │ │ │ │ movw r9, #33984 @ 0x84c0 │ │ │ │ uxtab r0, r9, r0 │ │ │ │ - str r3, [sp, #196] @ 0xc4 │ │ │ │ - ldr r3, [r8, #156] @ 0x9c │ │ │ │ + add r8, r8, #51 @ 0x33 │ │ │ │ + str r3, [sp, #188] @ 0xbc │ │ │ │ + ldr r3, [sl, #156] @ 0x9c │ │ │ │ blx r3 │ │ │ │ mov r0, #98304 @ 0x18000 │ │ │ │ - bl 24020 │ │ │ │ + bl 23f58 │ │ │ │ + mov r7, r0 │ │ │ │ mov r2, #32 │ │ │ │ - add r7, r7, #51 @ 0x33 │ │ │ │ - mov r1, r0 │ │ │ │ - mov r6, r0 │ │ │ │ - add r0, r5, #8 │ │ │ │ - bl 560c4 │ │ │ │ - ldr r3, [r8, #224] @ 0xe0 │ │ │ │ + add r0, r4, #8 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 57fb4 │ │ │ │ + ldr r3, [sl, #224] @ 0xe0 │ │ │ │ mov r1, #8 │ │ │ │ movw r0, #3317 @ 0xcf5 │ │ │ │ blx r3 │ │ │ │ - ldr r3, [r8, #224] @ 0xe0 │ │ │ │ + ldr r3, [sl, #224] @ 0xe0 │ │ │ │ mov r1, #0 │ │ │ │ movw r0, #3314 @ 0xcf2 │ │ │ │ blx r3 │ │ │ │ movw r2, #5121 @ 0x1401 │ │ │ │ mov r3, #32 │ │ │ │ mov r1, #0 │ │ │ │ + movw r0, #32879 @ 0x806f │ │ │ │ + str r3, [sp] │ │ │ │ str r2, [sp, #16] │ │ │ │ movw r2, #6407 @ 0x1907 │ │ │ │ - str r1, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ - str r3, [sp] │ │ │ │ + str r1, [sp, #8] │ │ │ │ str r2, [sp, #12] │ │ │ │ - movw r0, #32879 @ 0x806f │ │ │ │ mov r2, #3 │ │ │ │ - str r6, [sp, #20] │ │ │ │ - ldr fp, [r8, #300] @ 0x12c │ │ │ │ + str r7, [sp, #20] │ │ │ │ + ldr fp, [sl, #300] @ 0x12c │ │ │ │ blx fp │ │ │ │ + ldr r3, [sl, #164] @ 0xa4 │ │ │ │ vmov.f32 s0, #112 @ 0x3f800000 1.0 │ │ │ │ - ldr r3, [r8, #164] @ 0xa4 │ │ │ │ movw r1, #32870 @ 0x8066 │ │ │ │ movw r0, #32879 @ 0x806f │ │ │ │ blx r3 │ │ │ │ - ldr r3, [r8, #168] @ 0xa8 │ │ │ │ + ldr r3, [sl, #168] @ 0xa8 │ │ │ │ movw r2, #9729 @ 0x2601 │ │ │ │ movw r1, #10241 @ 0x2801 │ │ │ │ movw r0, #32879 @ 0x806f │ │ │ │ blx r3 │ │ │ │ - ldr r3, [r8, #168] @ 0xa8 │ │ │ │ + ldr r3, [sl, #168] @ 0xa8 │ │ │ │ movw r2, #9729 @ 0x2601 │ │ │ │ mov r1, #10240 @ 0x2800 │ │ │ │ movw r0, #32879 @ 0x806f │ │ │ │ blx r3 │ │ │ │ - ldr r3, [r8, #168] @ 0xa8 │ │ │ │ + ldr r3, [sl, #168] @ 0xa8 │ │ │ │ movw r2, #33071 @ 0x812f │ │ │ │ movw r1, #10242 @ 0x2802 │ │ │ │ movw r0, #32879 @ 0x806f │ │ │ │ blx r3 │ │ │ │ - ldr r3, [r8, #168] @ 0xa8 │ │ │ │ + ldr r3, [sl, #168] @ 0xa8 │ │ │ │ movw r2, #33071 @ 0x812f │ │ │ │ movw r1, #10243 @ 0x2803 │ │ │ │ movw r0, #32879 @ 0x806f │ │ │ │ blx r3 │ │ │ │ - ldr r3, [r8, #168] @ 0xa8 │ │ │ │ + ldr r3, [sl, #168] @ 0xa8 │ │ │ │ movw r2, #33071 @ 0x812f │ │ │ │ movw r1, #32882 @ 0x8072 │ │ │ │ movw r0, #32879 @ 0x806f │ │ │ │ blx r3 │ │ │ │ - ldr r3, [r8, #156] @ 0x9c │ │ │ │ + ldr r3, [sl, #156] @ 0x9c │ │ │ │ mov r0, r9 │ │ │ │ + uxtb r9, r8 │ │ │ │ blx r3 │ │ │ │ - uxtb r3, r7 │ │ │ │ - str r3, [sp, #132] @ 0x84 │ │ │ │ - b 4f388 │ │ │ │ - ldr r2, [pc, #1316] @ 4f61c │ │ │ │ - ldr r3, [pc, #1292] @ 4f608 │ │ │ │ + b 50e70 │ │ │ │ + ldr r2, [pc, #1372] @ 51104 │ │ │ │ + ldr r3, [pc, #1348] @ 510f0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ - ldr r3, [sp, #276] @ 0x114 │ │ │ │ + ldr r3, [sp, #268] @ 0x10c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ moveq r1, #0 │ │ │ │ - bne 4f154 │ │ │ │ - add r0, r5, #8 │ │ │ │ - add sp, sp, #284 @ 0x11c │ │ │ │ - vpop {d8-d10} │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 4e6fc │ │ │ │ - ldr r2, [pc, #1260] @ 4f620 │ │ │ │ - ldr r3, [pc, #1232] @ 4f608 │ │ │ │ + bne 50c18 │ │ │ │ + add r0, r4, #8 │ │ │ │ + add sp, sp, #276 @ 0x114 │ │ │ │ + vpop {d8} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + ldr lr, [sp, #32] │ │ │ │ + add sp, sp, #36 @ 0x24 │ │ │ │ + b 50160 │ │ │ │ + ldr r2, [pc, #1296] @ 51108 │ │ │ │ + ldr r3, [pc, #1268] @ 510f0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ - ldr r3, [sp, #276] @ 0x114 │ │ │ │ + ldr r3, [sp, #268] @ 0x10c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ moveq r1, #1 │ │ │ │ - beq 4f118 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - ldr r4, [pc, #1220] @ 4f624 │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r4, #76] @ 0x4c │ │ │ │ + beq 50bc8 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + ldr r5, [pc, #1256] @ 5110c │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r3, [r5, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ - beq 4fb34 │ │ │ │ - ldr r2, [pc, #1204] @ 4f628 │ │ │ │ - ldr r3, [pc, #1168] @ 4f608 │ │ │ │ + beq 51630 │ │ │ │ + ldr r2, [pc, #1240] @ 51110 │ │ │ │ + ldr r3, [pc, #1204] @ 510f0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ - ldr r3, [sp, #276] @ 0x114 │ │ │ │ + ldr r3, [sp, #268] @ 0x10c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 4f154 │ │ │ │ - mov r0, r5 │ │ │ │ - add sp, sp, #284 @ 0x11c │ │ │ │ - vpop {d8-d10} │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 4cb2c │ │ │ │ - ldr r3, [pc, #1152] @ 4f62c │ │ │ │ + bne 50c18 │ │ │ │ + mov r0, r4 │ │ │ │ + add sp, sp, #276 @ 0x114 │ │ │ │ + vpop {d8} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + ldr lr, [sp, #32] │ │ │ │ + add sp, sp, #36 @ 0x24 │ │ │ │ + b 4e420 │ │ │ │ + ldr r3, [pc, #1168] @ 51114 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #284] @ 0x11c │ │ │ │ cmp r2, #0 │ │ │ │ - beq 4f32c │ │ │ │ + beq 50e00 │ │ │ │ ldr r2, [r3, #288] @ 0x120 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 4f32c │ │ │ │ + beq 50e00 │ │ │ │ ldr r2, [r3, #292] @ 0x124 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 4f32c │ │ │ │ + beq 50e00 │ │ │ │ ldr r2, [r3, #296] @ 0x128 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 4f32c │ │ │ │ - add r4, sp, #200 @ 0xc8 │ │ │ │ + beq 50e00 │ │ │ │ + add r4, sp, #192 @ 0xc0 │ │ │ │ ldr r3, [r3, #252] @ 0xfc │ │ │ │ - mov r1, r4 │ │ │ │ movw r0, #34125 @ 0x854d │ │ │ │ + mov r1, r4 │ │ │ │ blx r3 │ │ │ │ - ldr r3, [sp, #200] @ 0xc8 │ │ │ │ + ldr r3, [sp, #192] @ 0xc0 │ │ │ │ cmp r3, #1 │ │ │ │ - ble 4fe00 │ │ │ │ - ldr r3, [pc, #1068] @ 4f630 │ │ │ │ + ble 518e0 │ │ │ │ + ldr r3, [pc, #1084] @ 51118 │ │ │ │ mov r1, r4 │ │ │ │ + movw r0, #34018 @ 0x84e2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #252] @ 0xfc │ │ │ │ - movw r0, #34018 @ 0x84e2 │ │ │ │ blx r3 │ │ │ │ - ldr r3, [sp, #200] @ 0xc8 │ │ │ │ + ldr r3, [sp, #192] @ 0xc0 │ │ │ │ cmp r3, #2 │ │ │ │ - ble 4f884 │ │ │ │ + ble 51378 │ │ │ │ vcvt.f64.f32 d0, s17 │ │ │ │ - add r1, sp, #168 @ 0xa8 │ │ │ │ - vcvt.f64.f32 d8, s16 │ │ │ │ - add r0, sp, #176 @ 0xb0 │ │ │ │ - bl 245c0 │ │ │ │ - vmov.f64 d3, #80 @ 0x3e800000 0.250 │ │ │ │ - vmov.f64 d4, #96 @ 0x3f000000 0.5 │ │ │ │ - vldr d7, [sp, #168] @ 0xa8 │ │ │ │ - vldr s21, [pc, #952] @ 4f600 │ │ │ │ - add r3, sp, #208 @ 0xd0 │ │ │ │ - vldr d0, [pc, #912] @ 4f5e0 │ │ │ │ - vmul.f64 d7, d7, d8 │ │ │ │ - vstr s21, [sp, #216] @ 0xd8 │ │ │ │ - vstr s21, [sp, #232] @ 0xe8 │ │ │ │ - add r2, sp, #224 @ 0xe0 │ │ │ │ - vldr d9, [pc, #900] @ 4f5e8 │ │ │ │ - add r4, sp, #220 @ 0xdc │ │ │ │ - vcvt.f32.f64 s14, d7 │ │ │ │ - vldr d1, [pc, #896] @ 4f5f0 │ │ │ │ - vldr d2, [pc, #900] @ 4f5f8 │ │ │ │ - vcvt.f64.f32 d5, s14 │ │ │ │ - vmul.f32 s12, s14, s21 │ │ │ │ - vldr d7, [sp, #176] @ 0xb0 │ │ │ │ - vmul.f64 d7, d7, d8 │ │ │ │ - vcvt.f64.f32 d6, s12 │ │ │ │ - vcvt.f32.f64 s14, d7 │ │ │ │ - vmul.f32 s16, s14, s21 │ │ │ │ - vcvt.f64.f32 d10, s14 │ │ │ │ + add r1, sp, #160 @ 0xa0 │ │ │ │ + add r0, sp, #168 @ 0xa8 │ │ │ │ + bl 244f8 │ │ │ │ + vldr d17, [sp, #160] @ 0xa0 │ │ │ │ vcvt.f64.f32 d8, s16 │ │ │ │ - vmul.f64 d7, d10, d0 │ │ │ │ - vmul.f64 d0, d5, d0 │ │ │ │ - vmla.f64 d7, d5, d9 │ │ │ │ - vmla.f64 d0, d10, d9 │ │ │ │ + vmov.f64 d22, #80 @ 0x3e800000 0.250 │ │ │ │ + vmov.f64 d21, #96 @ 0x3f000000 0.5 │ │ │ │ + add r3, sp, #200 @ 0xc8 │ │ │ │ + add r2, sp, #216 @ 0xd8 │ │ │ │ + vldr d16, [sp, #168] @ 0xa8 │ │ │ │ + add r4, sp, #212 @ 0xd4 │ │ │ │ + vldr s15, [pc, #952] @ 510e8 │ │ │ │ + vmul.f64 d17, d17, d8 │ │ │ │ + vldr d24, [pc, #912] @ 510c8 │ │ │ │ + vmul.f64 d16, d16, d8 │ │ │ │ + vldr d27, [pc, #912] @ 510d0 │ │ │ │ + vstr s15, [sp, #208] @ 0xd0 │ │ │ │ + vstr s15, [sp, #224] @ 0xe0 │ │ │ │ + vcvt.f32.f64 s13, d17 │ │ │ │ + vldr d26, [pc, #904] @ 510d8 │ │ │ │ + vcvt.f32.f64 s14, d16 │ │ │ │ + vldr d25, [pc, #904] @ 510e0 │ │ │ │ + vmul.f32 s12, s13, s15 │ │ │ │ + vcvt.f64.f32 d20, s13 │ │ │ │ + vmul.f32 s15, s14, s15 │ │ │ │ + vcvt.f64.f32 d19, s14 │ │ │ │ + vcvt.f64.f32 d23, s12 │ │ │ │ + vcvt.f64.f32 d18, s15 │ │ │ │ + vmul.f64 d28, d19, d24 │ │ │ │ + vmul.f64 d24, d20, d24 │ │ │ │ + vmov.f64 d7, d23 │ │ │ │ + vmla.f64 d23, d19, d25 │ │ │ │ + vmla.f64 d28, d20, d26 │ │ │ │ + vmov.f64 d16, d18 │ │ │ │ + vmla.f64 d24, d19, d26 │ │ │ │ + vmla.f64 d18, d20, d25 │ │ │ │ + vmla.f64 d7, d19, d27 │ │ │ │ + vmla.f64 d16, d20, d27 │ │ │ │ + vcvt.f32.f64 s12, d23 │ │ │ │ + vcvt.f32.f64 s10, d28 │ │ │ │ + vcvt.f32.f64 s11, d24 │ │ │ │ + vcvt.f32.f64 s13, d18 │ │ │ │ vcvt.f32.f64 s14, d7 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vstr s14, [sp, #208] @ 0xd0 │ │ │ │ - vmov.f64 d7, d6 │ │ │ │ - vmla.f64 d6, d10, d2 │ │ │ │ - vstr s0, [sp, #224] @ 0xe0 │ │ │ │ - vmla.f64 d7, d10, d1 │ │ │ │ - vmov.f64 d0, d6 │ │ │ │ - vcvt.f32.f64 s13, d7 │ │ │ │ - vmov.f64 d7, d8 │ │ │ │ - vmla.f64 d8, d5, d2 │ │ │ │ - vcvt.f32.f64 s12, d0 │ │ │ │ - vmla.f64 d7, d5, d1 │ │ │ │ + vcvt.f32.f64 s15, d16 │ │ │ │ + vstr s12, [sp, #220] @ 0xdc │ │ │ │ + vstr s11, [sp, #216] @ 0xd8 │ │ │ │ + vstr s14, [sp, #196] @ 0xc4 │ │ │ │ + vstr s10, [sp, #200] @ 0xc8 │ │ │ │ vstr s13, [sp, #204] @ 0xcc │ │ │ │ - vcvt.f32.f64 s16, d8 │ │ │ │ - vstr s12, [sp, #228] @ 0xe4 │ │ │ │ + vstr s15, [sp, #212] @ 0xd4 │ │ │ │ + vcvt.f64.f32 d17, s14 │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ + cmp r4, r3 │ │ │ │ + vmov.f64 d7, d21 │ │ │ │ + vmla.f64 d7, d17, d22 │ │ │ │ + vmov.f64 d17, d21 │ │ │ │ + vmla.f64 d17, d16, d22 │ │ │ │ vcvt.f32.f64 s14, d7 │ │ │ │ - vstr s16, [sp, #212] @ 0xd4 │ │ │ │ - vstr s14, [sp, #220] @ 0xdc │ │ │ │ - vcvt.f64.f32 d6, s13 │ │ │ │ - vmov.f64 d5, d4 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - cmp r4, r3 │ │ │ │ - vmla.f64 d5, d6, d3 │ │ │ │ - vmov.f64 d6, d4 │ │ │ │ - vmla.f64 d6, d7, d3 │ │ │ │ - vcvt.f32.f64 s10, d5 │ │ │ │ - vcvt.f32.f64 s12, d6 │ │ │ │ - vstr s10, [r3, #-4] │ │ │ │ - vstr s12, [r2, #-4] │ │ │ │ - beq 4ed70 │ │ │ │ - vldmia r3!, {s13} │ │ │ │ - vldmia r2!, {s14} │ │ │ │ - b 4f2f0 │ │ │ │ - ldr r2, [pc, #768] @ 4f634 │ │ │ │ - ldr r3, [pc, #720] @ 4f608 │ │ │ │ + vcvt.f32.f64 s15, d17 │ │ │ │ + vstr s14, [r3, #-4] │ │ │ │ + vstr s15, [r2, #-4] │ │ │ │ + beq 50814 │ │ │ │ + vldmia r3!, {s14} │ │ │ │ + vldmia r2!, {s15} │ │ │ │ + b 50dc4 │ │ │ │ + ldr r2, [pc, #788] @ 5111c │ │ │ │ + ldr r3, [pc, #740] @ 510f0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ - ldr r3, [sp, #276] @ 0x114 │ │ │ │ + ldr r3, [sp, #268] @ 0x10c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 4f154 │ │ │ │ - ldr r2, [pc, #736] @ 4f638 │ │ │ │ + bne 50c18 │ │ │ │ + ldr r2, [pc, #756] @ 51120 │ │ │ │ mov r1, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - add sp, sp, #284 @ 0x11c │ │ │ │ - vpop {d8-d10} │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b ab6e0 │ │ │ │ - ldr r2, [pc, #708] @ 4f63c │ │ │ │ - mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ + add sp, sp, #276 @ 0x114 │ │ │ │ + vpop {d8} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + ldr lr, [sp, #32] │ │ │ │ + add sp, sp, #36 @ 0x24 │ │ │ │ + b b155c │ │ │ │ + ldr r2, [pc, #708] @ 51124 │ │ │ │ + mov r1, #1 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 24c8c │ │ │ │ - add r7, sp, #196 @ 0xc4 │ │ │ │ - add r3, sp, #268 @ 0x10c │ │ │ │ - asr r6, r4, #8 │ │ │ │ - ubfx r0, r4, #8, #4 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + mov r7, #0 │ │ │ │ + mov r0, r7 │ │ │ │ + add r8, sp, #188 @ 0xbc │ │ │ │ + asr r7, r6, #8 │ │ │ │ + bl 24bb8 │ │ │ │ + ubfx r0, r6, #8, #4 │ │ │ │ + add r3, sp, #260 @ 0x104 │ │ │ │ + mov r1, r8 │ │ │ │ mov r2, r3 │ │ │ │ - mov r1, r7 │ │ │ │ - eor r6, r6, r4, asr #12 │ │ │ │ - str r3, [sp, #164] @ 0xa4 │ │ │ │ - str r0, [sp, #160] @ 0xa0 │ │ │ │ - bl 4c560 │ │ │ │ - asr r3, r4, #12 │ │ │ │ - tst r6, #15 │ │ │ │ - str r3, [sp, #156] @ 0x9c │ │ │ │ - bne 4f9b0 │ │ │ │ - ldrb r3, [sp, #268] @ 0x10c │ │ │ │ - strb r3, [sp, #272] @ 0x110 │ │ │ │ - vcmp.f32 s17, #0.0 │ │ │ │ - ldr r3, [sp, #196] @ 0xc4 │ │ │ │ - str r3, [sp, #136] @ 0x88 │ │ │ │ + str r0, [sp, #148] @ 0x94 │ │ │ │ + str r3, [sp, #152] @ 0x98 │ │ │ │ + bl 4ddbc │ │ │ │ + asr r3, r6, #12 │ │ │ │ + eor r7, r7, r3 │ │ │ │ + tst r7, #15 │ │ │ │ + str r3, [sp, #144] @ 0x90 │ │ │ │ + bne 51498 │ │ │ │ + ldrb r3, [sp, #260] @ 0x104 │ │ │ │ + strb r3, [sp, #264] @ 0x108 │ │ │ │ + vcmp.f32 s16, #0.0 │ │ │ │ + ldr r7, [sp, #188] @ 0xbc │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - moveq r6, #0 │ │ │ │ - bne 4f9e8 │ │ │ │ - ldr r3, [pc, #592] @ 4f640 │ │ │ │ - add r1, sp, #200 @ 0xc8 │ │ │ │ + moveq r8, #0 │ │ │ │ + bne 514d0 │ │ │ │ + ldr r3, [pc, #596] @ 51128 │ │ │ │ + add r1, sp, #192 @ 0xc0 │ │ │ │ + movw r0, #34930 @ 0x8872 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #252] @ 0xfc │ │ │ │ - movw r0, #34930 @ 0x8872 │ │ │ │ blx r3 │ │ │ │ - ldr r3, [sp, #200] @ 0xc8 │ │ │ │ - ldr r2, [sp, #136] @ 0x88 │ │ │ │ - cmp r3, r2 │ │ │ │ - blt 4f9c8 │ │ │ │ - ldr r3, [pc, #556] @ 4f644 │ │ │ │ + ldr r3, [sp, #192] @ 0xc0 │ │ │ │ + cmp r3, r7 │ │ │ │ + blt 514b0 │ │ │ │ + ldr r3, [pc, #564] @ 5112c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r3, #248] @ 0xf8 │ │ │ │ cmp r1, #0 │ │ │ │ - beq 4fdb4 │ │ │ │ + beq 51894 │ │ │ │ mov r0, #1048576 @ 0x100000 │ │ │ │ - bl 24020 │ │ │ │ - ldr r1, [pc, #532] @ 4f648 │ │ │ │ + bl 23f58 │ │ │ │ + ldr r1, [pc, #540] @ 51130 │ │ │ │ mov r2, #100 @ 0x64 │ │ │ │ + mov r6, r0 │ │ │ │ + add r7, r6, #99 @ 0x63 │ │ │ │ add r1, pc, r1 │ │ │ │ - mov r4, r0 │ │ │ │ - bl 22d0c │ │ │ │ - ldr r3, [pc, #516] @ 4f64c │ │ │ │ - str r3, [sp, #188] @ 0xbc │ │ │ │ - ldr r3, [r5, #64] @ 0x40 │ │ │ │ - add r7, r4, #99 @ 0x63 │ │ │ │ + bl 22c68 │ │ │ │ + movw r3, #65436 @ 0xff9c │ │ │ │ + movt r3, #15 │ │ │ │ + str r3, [sp, #180] @ 0xb4 │ │ │ │ + ldr r3, [r4, #64] @ 0x40 │ │ │ │ + str r7, [sp, #184] @ 0xb8 │ │ │ │ cmp r3, #0 │ │ │ │ - str r7, [sp, #192] @ 0xc0 │ │ │ │ - bne 4fbb0 │ │ │ │ - ldr r2, [sp, #140] @ 0x8c │ │ │ │ + bne 516a4 │ │ │ │ + ldr r2, [sp, #128] @ 0x80 │ │ │ │ movw r3, #34037 @ 0x84f5 │ │ │ │ cmp r2, r3 │ │ │ │ - beq 4fda8 │ │ │ │ - ldr r3, [pc, #476] @ 4f650 │ │ │ │ + beq 51888 │ │ │ │ + ldr r3, [pc, #476] @ 51134 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #468] @ 4f654 │ │ │ │ - ldr r1, [pc, #456] @ 4f64c │ │ │ │ - add r3, pc, r3 │ │ │ │ + movw sl, #65436 @ 0xff9c │ │ │ │ + movt sl, #15 │ │ │ │ + ldr r3, [pc, #460] @ 51138 │ │ │ │ + mov r1, sl │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r3, [pc, #448] @ 4f658 │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ + movw r3, #65437 @ 0xff9d │ │ │ │ + movt r3, #15 │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ mov r0, r7 │ │ │ │ - bl 240d4 │ │ │ │ - ldr r8, [pc, #420] @ 4f64c │ │ │ │ + bl 2400c │ │ │ │ + sub sl, sl, r0 │ │ │ │ add r7, r7, r0 │ │ │ │ - sub r8, r8, r0 │ │ │ │ - str r8, [sp, #188] @ 0xbc │ │ │ │ - str r7, [sp, #192] @ 0xc0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ + str sl, [sp, #180] @ 0xb4 │ │ │ │ + str r7, [sp, #184] @ 0xb8 │ │ │ │ + ldr r3, [r4, #8] │ │ │ │ cmp r3, #5 │ │ │ │ - beq 4fdc8 │ │ │ │ - add r1, sp, #220 @ 0xdc │ │ │ │ - add r0, r5, #8 │ │ │ │ - bl 55ec0 │ │ │ │ - ldr r2, [sp, #144] @ 0x90 │ │ │ │ - ldr r1, [sp, #128] @ 0x80 │ │ │ │ + beq 518a8 │ │ │ │ + add r1, sp, #212 @ 0xd4 │ │ │ │ + add r0, r4, #8 │ │ │ │ + bl 57da4 │ │ │ │ + ldr r2, [sp, #132] @ 0x84 │ │ │ │ mov r3, r2 │ │ │ │ - cmp r1, #2 │ │ │ │ + cmp r5, #2 │ │ │ │ movne r3, #0 │ │ │ │ andeq r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 4f668 │ │ │ │ + bne 51148 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 4f5b8 │ │ │ │ - sub r3, r1, #3 │ │ │ │ + bne 510a0 │ │ │ │ + sub r3, r5, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bhi 4f5b8 │ │ │ │ - vldr s15, [sp, #264] @ 0x108 │ │ │ │ - vldr s4, [sp, #256] @ 0x100 │ │ │ │ - vldr s11, [sp, #236] @ 0xec │ │ │ │ - vcvt.f64.f32 d3, s15 │ │ │ │ - vcvt.f64.f32 d2, s4 │ │ │ │ - vldr s13, [sp, #220] @ 0xdc │ │ │ │ - vldr s20, [sp, #240] @ 0xf0 │ │ │ │ - vldr s0, [sp, #224] @ 0xe0 │ │ │ │ - vldr s2, [sp, #252] @ 0xfc │ │ │ │ - vldr s18, [sp, #248] @ 0xf8 │ │ │ │ + bhi 510a0 │ │ │ │ + vldr s4, [sp, #212] @ 0xd4 │ │ │ │ + mov r2, #1 │ │ │ │ + mov r1, sl │ │ │ │ + mov r0, r7 │ │ │ │ + vldr s6, [sp, #216] @ 0xd8 │ │ │ │ + vldr s10, [sp, #220] @ 0xdc │ │ │ │ + vldr s5, [sp, #228] @ 0xe4 │ │ │ │ vldr s8, [sp, #232] @ 0xe8 │ │ │ │ - vldr s10, [sp, #260] @ 0x104 │ │ │ │ - vldr s12, [sp, #244] @ 0xf4 │ │ │ │ - vldr s14, [sp, #228] @ 0xe4 │ │ │ │ - vcvt.f64.f32 d10, s20 │ │ │ │ - vcvt.f64.f32 d0, s0 │ │ │ │ - vcvt.f64.f32 d1, s2 │ │ │ │ - vstr d2, [sp, #48] @ 0x30 │ │ │ │ - vcvt.f64.f32 d2, s11 │ │ │ │ - vcvt.f64.f32 d9, s18 │ │ │ │ - vstr d3, [sp, #96] @ 0x60 │ │ │ │ - vcvt.f64.f32 d3, s13 │ │ │ │ + vcvt.f64.f32 d3, s6 │ │ │ │ + vldr s13, [sp, #244] @ 0xf4 │ │ │ │ + vldr s9, [sp, #248] @ 0xf8 │ │ │ │ + vcvt.f64.f32 d26, s5 │ │ │ │ + vcvt.f64.f32 d2, s4 │ │ │ │ + vldr s12, [sp, #224] @ 0xe0 │ │ │ │ + vldr s11, [sp, #236] @ 0xec │ │ │ │ + vcvt.f64.f32 d24, s13 │ │ │ │ + vldr s14, [sp, #240] @ 0xf0 │ │ │ │ + vcvt.f64.f32 d22, s9 │ │ │ │ vcvt.f64.f32 d4, s8 │ │ │ │ - vcvt.f64.f32 d5, s10 │ │ │ │ + vstr d2, [sp, #8] │ │ │ │ + vldr s3, [sp, #252] @ 0xfc │ │ │ │ vcvt.f64.f32 d6, s12 │ │ │ │ + vstr d26, [sp, #16] │ │ │ │ + vldr s15, [sp, #256] @ 0x100 │ │ │ │ + vcvt.f64.f32 d20, s11 │ │ │ │ + vcvt.f64.f32 d5, s10 │ │ │ │ + vstr d24, [sp, #24] │ │ │ │ + ldr r3, [pc, #224] @ 5113c │ │ │ │ + vstr d3, [sp, #32] │ │ │ │ + vcvt.f64.f32 d18, s3 │ │ │ │ + vstr d4, [sp, #40] @ 0x28 │ │ │ │ + vstr d22, [sp, #48] @ 0x30 │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ vcvt.f64.f32 d7, s14 │ │ │ │ - ldr r3, [pc, #236] @ 4f65c │ │ │ │ - vstr d10, [sp, #40] @ 0x28 │ │ │ │ + vstr d5, [sp, #56] @ 0x38 │ │ │ │ add r3, pc, r3 │ │ │ │ + vstr d20, [sp, #64] @ 0x40 │ │ │ │ sub r3, r3, #796 @ 0x31c │ │ │ │ str r3, [sp] │ │ │ │ - vstr d0, [sp, #32] │ │ │ │ mvn r3, #0 │ │ │ │ - mov r2, #1 │ │ │ │ - vstr d1, [sp, #24] │ │ │ │ - mov r1, r8 │ │ │ │ - mov r0, r7 │ │ │ │ - vstr d2, [sp, #16] │ │ │ │ - vstr d3, [sp, #8] │ │ │ │ - vstr d9, [sp, #88] @ 0x58 │ │ │ │ - vstr d4, [sp, #80] @ 0x50 │ │ │ │ - vstr d5, [sp, #72] @ 0x48 │ │ │ │ - vstr d6, [sp, #64] @ 0x40 │ │ │ │ - vstr d7, [sp, #56] @ 0x38 │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ - b 4f744 │ │ │ │ - ldr r3, [pc, #160] @ 4f660 │ │ │ │ - ldr r2, [sp, #128] @ 0x80 │ │ │ │ + vstr d18, [sp, #72] @ 0x48 │ │ │ │ + vstr d6, [sp, #80] @ 0x50 │ │ │ │ + vstr d7, [sp, #88] @ 0x58 │ │ │ │ + vstr d16, [sp, #96] @ 0x60 │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ + b 51224 │ │ │ │ + ldr r3, [pc, #152] @ 51140 │ │ │ │ + sub r2, r5, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ - sub r2, r2, #2 │ │ │ │ cmp r2, #4 │ │ │ │ - bhi 4f994 │ │ │ │ + bhi 5147c │ │ │ │ add r2, r2, r2 │ │ │ │ ldrsh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop {0} │ │ │ │ + nop {0} │ │ │ │ strhi r0, [fp, -ip, lsl #4]! │ │ │ │ svclt 0x00e6d916 │ │ │ │ - cmnls r4, #27136 @ 0x6a00 │ │ │ │ - svclt 0x00d60418 │ │ │ │ sbccs r9, r4, r6, lsr #23 │ │ │ │ svccc 0x00f672b0 │ │ │ │ + cmnls r4, #27136 @ 0x6a00 │ │ │ │ + svclt 0x00d60418 │ │ │ │ ldrhi fp, [lr, #-2130] @ 0xfffff7ae │ │ │ │ svccc 0x00fc51eb │ │ │ │ andeq r0, r0, r0 │ │ │ │ - strhteq pc, [lr], -r4 @ │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - mulseq fp, r0, ip │ │ │ │ - strhteq fp, [pc], -r4 │ │ │ │ - mlaeq lr, r8, r3, pc @ │ │ │ │ - eoreq fp, pc, ip, ror #20 │ │ │ │ - eoreq pc, lr, r8, asr #3 │ │ │ │ - eoreq pc, lr, ip, lsl #3 │ │ │ │ - ldrdeq fp, [pc], -r0 @ │ │ │ │ - eoreq pc, lr, ip, asr #2 │ │ │ │ - eoreq fp, pc, r4, lsl #17 │ │ │ │ - eoreq fp, pc, r8, lsr #16 │ │ │ │ - eoreq lr, lr, ip, lsl #31 │ │ │ │ - andseq r1, r8, ip, ror #1 │ │ │ │ - andseq r1, r8, ip, ror r1 │ │ │ │ - eoreq fp, pc, ip, lsr r6 @ │ │ │ │ - eoreq fp, pc, r8, lsl r6 @ │ │ │ │ - andseq r1, r8, r4, lsl #5 │ │ │ │ - muleq pc, ip, pc @ │ │ │ │ - andseq r0, r8, r0, asr sl │ │ │ │ - andseq r1, r8, r0, lsl r1 │ │ │ │ - muleq pc, sp, pc @ │ │ │ │ - andseq sp, fp, r8, lsr #9 │ │ │ │ - andseq fp, fp, sl, lsr #8 │ │ │ │ - andseq sp, fp, ip, lsr r3 │ │ │ │ - vldr s12, [r5, #40] @ 0x28 │ │ │ │ - vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ - vldr s13, [r5, #32] │ │ │ │ - vdiv.f32 s14, s15, s12 │ │ │ │ - vldr s9, [sp, #244] @ 0xf4 │ │ │ │ - vldr s4, [sp, #264] @ 0x108 │ │ │ │ - vldr s20, [sp, #220] @ 0xdc │ │ │ │ - vdiv.f32 s7, s15, s13 │ │ │ │ + eorseq sp, r0, ip, lsl fp │ │ │ │ + muleq r0, ip, ip │ │ │ │ + andseq ip, ip, r0, lsr r4 │ │ │ │ + eorseq sl, r1, r4, lsl #4 │ │ │ │ + eorseq sp, r0, r4, lsl #18 │ │ │ │ + ldrhteq r9, [r1], -r8 │ │ │ │ + eorseq sp, r0, r8, lsr #14 │ │ │ │ + ldrsbteq sp, [r0], -r8 │ │ │ │ + eorseq r9, r1, ip, lsl #28 │ │ │ │ + mlaseq r0, r8, r6, sp │ │ │ │ + eorseq r9, r1, ip, lsr #27 │ │ │ │ + eorseq r9, r1, ip, asr #26 │ │ │ │ + eorseq sp, r0, r8, asr #9 │ │ │ │ + andseq r1, r9, r4, ror #16 │ │ │ │ + andseq r1, r9, r0, ror #17 │ │ │ │ + eorseq r9, r1, r4, asr fp │ │ │ │ + eorseq r9, r1, r8, lsr fp │ │ │ │ + andseq r1, r9, ip, ror #19 │ │ │ │ + @ instruction: 0x001911bc │ │ │ │ + andseq r1, r9, ip, ror #16 │ │ │ │ + @ instruction: 0x001cdbf4 │ │ │ │ + mulseq ip, r2, fp │ │ │ │ + andseq sp, ip, r0, lsl #21 │ │ │ │ + vldr s0, [r4, #32] │ │ │ │ + vmov.f32 s1, #112 @ 0x3f800000 1.0 │ │ │ │ + mov r2, #1 │ │ │ │ + mov r1, sl │ │ │ │ + mov r0, r7 │ │ │ │ + vldr s14, [r4, #40] @ 0x28 │ │ │ │ + vldr s2, [sp, #212] @ 0xd4 │ │ │ │ + vldr s13, [sp, #244] @ 0xf4 │ │ │ │ + vdiv.f32 s15, s1, s14 │ │ │ │ + vldr s6, [sp, #216] @ 0xd8 │ │ │ │ + vldr s4, [sp, #220] @ 0xdc │ │ │ │ + vcvt.f64.f32 d1, s2 │ │ │ │ + vldr s5, [sp, #224] @ 0xe0 │ │ │ │ + vcvt.f64.f32 d16, s13 │ │ │ │ + vldr s12, [sp, #228] @ 0xe4 │ │ │ │ + vldr s9, [sp, #232] @ 0xe8 │ │ │ │ + vstr d1, [sp, #8] │ │ │ │ + vdiv.f32 s14, s1, s0 │ │ │ │ + vldr s7, [sp, #236] @ 0xec │ │ │ │ + vcvt.f64.f32 d24, s5 │ │ │ │ vcvt.f64.f32 d2, s4 │ │ │ │ - vldr s11, [sp, #256] @ 0x100 │ │ │ │ - vldr s12, [sp, #248] @ 0xf8 │ │ │ │ - vldr s18, [sp, #232] @ 0xe8 │ │ │ │ - vldr s0, [sp, #260] @ 0x104 │ │ │ │ - vldr s2, [sp, #228] @ 0xe4 │ │ │ │ - vldr s6, [sp, #240] @ 0xf0 │ │ │ │ - vldr s8, [sp, #224] @ 0xe0 │ │ │ │ - vldr s10, [sp, #252] @ 0xfc │ │ │ │ - vldr s16, [sp, #236] @ 0xec │ │ │ │ - vcvt.f64.f32 d10, s20 │ │ │ │ + vstr d16, [sp, #24] │ │ │ │ + vldr s8, [sp, #240] @ 0xf0 │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ vcvt.f64.f32 d6, s12 │ │ │ │ - vcvt.f64.f32 d9, s18 │ │ │ │ + vldr s17, [sp, #248] @ 0xf8 │ │ │ │ + vcvt.f64.f32 d26, s9 │ │ │ │ + vldr s10, [sp, #252] @ 0xfc │ │ │ │ + vcvt.f64.f32 d22, s7 │ │ │ │ + vcvt.f64.f32 d3, s6 │ │ │ │ + vldr s11, [sp, #256] @ 0x100 │ │ │ │ + vcvt.f64.f32 d4, s8 │ │ │ │ + vstr d6, [sp, #16] │ │ │ │ + ldr r3, [pc, #-144] @ 51144 │ │ │ │ + vcvt.f64.f32 d20, s17 │ │ │ │ vcvt.f64.f32 d7, s14 │ │ │ │ - vcvt.f64.f32 d0, s0 │ │ │ │ - vcvt.f64.f32 d1, s2 │ │ │ │ - ldr r3, [pc, #-108] @ 4f664 │ │ │ │ - vstr d2, [sp, #96] @ 0x60 │ │ │ │ - vcvt.f64.f32 d2, s11 │ │ │ │ + vstr d3, [sp, #32] │ │ │ │ + vcvt.f64.f32 d18, s11 │ │ │ │ vcvt.f64.f32 d5, s10 │ │ │ │ - vstr d7, [sp, #120] @ 0x78 │ │ │ │ + vstr d26, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #560 @ 0x230 │ │ │ │ - vstr d7, [sp, #112] @ 0x70 │ │ │ │ - vcvt.f64.f32 d7, s7 │ │ │ │ - vcvt.f64.f32 d3, s6 │ │ │ │ str r3, [sp] │ │ │ │ - vstr d10, [sp, #8] │ │ │ │ mvn r3, #0 │ │ │ │ - mov r2, #1 │ │ │ │ + vstr d20, [sp, #48] @ 0x30 │ │ │ │ + vstr d2, [sp, #56] @ 0x38 │ │ │ │ + vstr d22, [sp, #64] @ 0x40 │ │ │ │ + vstr d5, [sp, #72] @ 0x48 │ │ │ │ + vstr d24, [sp, #80] @ 0x50 │ │ │ │ + vstr d4, [sp, #88] @ 0x58 │ │ │ │ + vstr d18, [sp, #96] @ 0x60 │ │ │ │ vstr d7, [sp, #104] @ 0x68 │ │ │ │ - vcvt.f64.f32 d7, s9 │ │ │ │ - vcvt.f64.f32 d4, s8 │ │ │ │ - mov r1, r8 │ │ │ │ - mov r0, r7 │ │ │ │ - vstr d6, [sp, #88] @ 0x58 │ │ │ │ - vstr d7, [sp, #64] @ 0x40 │ │ │ │ - vcvt.f64.f32 d7, s16 │ │ │ │ - vstr d9, [sp, #80] @ 0x50 │ │ │ │ - vstr d0, [sp, #72] @ 0x48 │ │ │ │ - vstr d1, [sp, #56] @ 0x38 │ │ │ │ - vstr d2, [sp, #48] @ 0x30 │ │ │ │ - vstr d3, [sp, #40] @ 0x28 │ │ │ │ - vstr d4, [sp, #32] │ │ │ │ - vstr d5, [sp, #24] │ │ │ │ - vstr d7, [sp, #16] │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ + vstr d16, [sp, #112] @ 0x70 │ │ │ │ + vstr d16, [sp, #120] @ 0x78 │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ mov r0, r7 │ │ │ │ - bl 240d4 │ │ │ │ - sub r8, r8, r0 │ │ │ │ + bl 2400c │ │ │ │ + sub sl, sl, r0 │ │ │ │ mov r0, r7 │ │ │ │ - str r8, [sp, #188] @ 0xbc │ │ │ │ - bl 240d4 │ │ │ │ - vcmp.f32 s17, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ + str sl, [sp, #180] @ 0xb4 │ │ │ │ + bl 2400c │ │ │ │ + vcmp.f32 s16, #0.0 │ │ │ │ add r7, r7, r0 │ │ │ │ - str r7, [sp, #192] @ 0xc0 │ │ │ │ - beq 4f808 │ │ │ │ - vldr s15, [sp, #148] @ 0x94 │ │ │ │ - ldr r2, [sp, #140] @ 0x8c │ │ │ │ - vldr d4, [pc, #960] @ 4fb40 │ │ │ │ - vcvt.f64.s32 d5, s15 │ │ │ │ - vldr s15, [sp, #152] @ 0x98 │ │ │ │ + str r7, [sp, #184] @ 0xb8 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + beq 512e8 │ │ │ │ + vldr d19, [pc, #1000] @ 51640 │ │ │ │ movw r3, #34037 @ 0x84f5 │ │ │ │ + mov r1, sl │ │ │ │ + mov r0, r7 │ │ │ │ + vldr s15, [sp, #136] @ 0x88 │ │ │ │ + ldr r2, [sp, #128] @ 0x80 │ │ │ │ + vldr d22, [pc, #984] @ 51648 │ │ │ │ + vcvt.f64.s32 d18, s15 │ │ │ │ + vldr s15, [sp, #140] @ 0x8c │ │ │ │ cmp r2, r3 │ │ │ │ - vcvt.f64.s32 d6, s15 │ │ │ │ - vdiv.f64 d3, d4, d5 │ │ │ │ - vldr s14, [r5, #72] @ 0x48 │ │ │ │ - ldr r3, [pc, #952] @ 4fb58 │ │ │ │ - vldr d1, [pc, #932] @ 4fb48 │ │ │ │ - vdiv.f64 d2, d4, d6 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ + mov r2, #1 │ │ │ │ + ldr r3, [pc, #980] @ 51658 │ │ │ │ + vcvt.f64.s32 d17, s15 │ │ │ │ + vdiv.f64 d21, d19, d18 │ │ │ │ + vldr s15, [r4, #72] @ 0x48 │ │ │ │ add r3, pc, r3 │ │ │ │ + str r8, [sp, #24] │ │ │ │ add r3, r3, #240 @ 0xf0 │ │ │ │ - mov r1, r8 │ │ │ │ - mov r2, #1 │ │ │ │ - vmul.f64 d7, d7, d1 │ │ │ │ - mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ - str r6, [sp, #28] │ │ │ │ mvn r3, #0 │ │ │ │ - str r6, [sp, #24] │ │ │ │ - vstr d7, [sp, #48] @ 0x30 │ │ │ │ - vstr d7, [sp, #40] @ 0x28 │ │ │ │ - vstr d7, [sp, #32] │ │ │ │ - vdiveq.f64 d3, d3, d5 │ │ │ │ - vdiveq.f64 d2, d2, d6 │ │ │ │ - vstr d3, [sp, #8] │ │ │ │ - vstr d2, [sp, #16] │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ + str r8, [sp, #28] │ │ │ │ + vdiv.f64 d20, d19, d17 │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ + vmul.f64 d16, d16, d22 │ │ │ │ + vdiveq.f64 d21, d21, d18 │ │ │ │ + vdiveq.f64 d20, d20, d17 │ │ │ │ + vstr d21, [sp, #8] │ │ │ │ + vstr d16, [sp, #32] │ │ │ │ + vstr d16, [sp, #40] @ 0x28 │ │ │ │ + vstr d16, [sp, #48] @ 0x30 │ │ │ │ + vstr d20, [sp, #16] │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ mov r0, r7 │ │ │ │ - bl 240d4 │ │ │ │ - sub r8, r8, r0 │ │ │ │ + bl 2400c │ │ │ │ + sub sl, sl, r0 │ │ │ │ add r7, r7, r0 │ │ │ │ - str r8, [sp, #188] @ 0xbc │ │ │ │ - str r7, [sp, #192] @ 0xc0 │ │ │ │ - ldr r3, [r5, #76] @ 0x4c │ │ │ │ + str sl, [sp, #180] @ 0xb4 │ │ │ │ + str r7, [sp, #184] @ 0xb8 │ │ │ │ + ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ - bne 4fc9c │ │ │ │ - ldr r2, [pc, #832] @ 4fb5c │ │ │ │ - mov r1, r8 │ │ │ │ - add r2, pc, r2 │ │ │ │ + bne 5178c │ │ │ │ + ldr r2, [pc, #864] @ 5165c │ │ │ │ + mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ - bl 250b8 │ │ │ │ - ldr r2, [pc, #816] @ 4fb60 │ │ │ │ - mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl 24fe4 │ │ │ │ + ldr r2, [pc, #848] @ 51660 │ │ │ │ + mov r3, r6 │ │ │ │ mov r1, #7 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - mov r1, r4 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + mov r1, r6 │ │ │ │ movw r0, #34820 @ 0x8804 │ │ │ │ - bl 4e500 │ │ │ │ - ldr r2, [pc, #784] @ 4fb64 │ │ │ │ - ldr r3, [pc, #848] @ 4fba8 │ │ │ │ + bl 4ff40 │ │ │ │ + ldr r2, [pc, #816] @ 51664 │ │ │ │ + ldr r3, [pc, #868] @ 5169c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ - ldr r3, [sp, #276] @ 0x114 │ │ │ │ + ldr r3, [sp, #268] @ 0x10c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 4f154 │ │ │ │ - mov r0, r4 │ │ │ │ - add sp, sp, #284 @ 0x11c │ │ │ │ - vpop {d8-d10} │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 24c8c │ │ │ │ - ldr r2, [pc, #732] @ 4fb68 │ │ │ │ + bne 50c18 │ │ │ │ + mov r0, r6 │ │ │ │ + add sp, sp, #276 @ 0x114 │ │ │ │ + vpop {d8} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + ldr lr, [sp, #32] │ │ │ │ + add sp, sp, #36 @ 0x24 │ │ │ │ + b 24bb8 │ │ │ │ + ldr r2, [pc, #744] @ 51668 │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 4f220 │ │ │ │ - ldr r3, [sp, #132] @ 0x84 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #704] @ 4fb6c │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 50cf8 │ │ │ │ + ldr r3, [pc, #724] @ 5166c │ │ │ │ mov r2, #1 │ │ │ │ + mov r1, sl │ │ │ │ + mov r0, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ - str r3, [sp] │ │ │ │ - mov r1, r8 │ │ │ │ + stm sp, {r3, r9} │ │ │ │ mvn r3, #0 │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ + b 51224 │ │ │ │ + vldr s4, [sp, #212] @ 0xd4 │ │ │ │ + mov r2, #1 │ │ │ │ + mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ - b 4f744 │ │ │ │ - vldr s15, [sp, #264] @ 0x108 │ │ │ │ - vldr s2, [sp, #252] @ 0xfc │ │ │ │ - vldr s20, [sp, #236] @ 0xec │ │ │ │ - vcvt.f64.f32 d2, s15 │ │ │ │ - vcvt.f64.f32 d1, s2 │ │ │ │ - vldr s18, [sp, #220] @ 0xdc │ │ │ │ - vldr s11, [sp, #232] @ 0xe8 │ │ │ │ - vldr s13, [sp, #260] @ 0x104 │ │ │ │ - vldr s0, [sp, #248] @ 0xf8 │ │ │ │ + str r9, [sp, #104] @ 0x68 │ │ │ │ + vldr s13, [sp, #216] @ 0xd8 │ │ │ │ + str r9, [sp, #108] @ 0x6c │ │ │ │ + vldr s5, [sp, #228] @ 0xe4 │ │ │ │ + str r9, [sp, #112] @ 0x70 │ │ │ │ vldr s6, [sp, #244] @ 0xf4 │ │ │ │ - vldr s8, [sp, #228] @ 0xe4 │ │ │ │ - vldr s10, [sp, #256] @ 0x100 │ │ │ │ - vldr s12, [sp, #240] @ 0xf0 │ │ │ │ - vldr s14, [sp, #224] @ 0xe0 │ │ │ │ - ldr r3, [sp, #132] @ 0x84 │ │ │ │ - vcvt.f64.f32 d10, s20 │ │ │ │ - vcvt.f64.f32 d9, s18 │ │ │ │ - vcvt.f64.f32 d0, s0 │ │ │ │ + vldr s8, [sp, #220] @ 0xdc │ │ │ │ + vcvt.f64.f32 d24, s13 │ │ │ │ + vldr s9, [sp, #224] @ 0xe0 │ │ │ │ + vcvt.f64.f32 d26, s5 │ │ │ │ + vcvt.f64.f32 d2, s4 │ │ │ │ + vldr s10, [sp, #232] @ 0xe8 │ │ │ │ vcvt.f64.f32 d3, s6 │ │ │ │ + vldr s11, [sp, #236] @ 0xec │ │ │ │ + vldr s12, [sp, #240] @ 0xf0 │ │ │ │ + vcvt.f64.f32 d22, s9 │ │ │ │ vcvt.f64.f32 d4, s8 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - vstr d1, [sp, #24] │ │ │ │ - str r3, [sp, #112] @ 0x70 │ │ │ │ - vcvt.f64.f32 d1, s11 │ │ │ │ - vstr d2, [sp, #96] @ 0x60 │ │ │ │ + vstr d2, [sp, #8] │ │ │ │ + vldr s3, [sp, #248] @ 0xf8 │ │ │ │ + vstr d26, [sp, #16] │ │ │ │ + vldr s14, [sp, #252] @ 0xfc │ │ │ │ + vcvt.f64.f32 d20, s11 │ │ │ │ vcvt.f64.f32 d5, s10 │ │ │ │ - vcvt.f64.f32 d2, s13 │ │ │ │ - str r3, [sp, #108] @ 0x6c │ │ │ │ + vstr d3, [sp, #24] │ │ │ │ + vldr s15, [sp, #256] @ 0x100 │ │ │ │ vcvt.f64.f32 d6, s12 │ │ │ │ - str r3, [sp, #104] @ 0x68 │ │ │ │ - ldr r3, [pc, #548] @ 4fb70 │ │ │ │ - vstr d10, [sp, #16] │ │ │ │ + vstr d24, [sp, #32] │ │ │ │ + ldr r3, [pc, #564] @ 51670 │ │ │ │ + vcvt.f64.f32 d18, s3 │ │ │ │ + vstr d5, [sp, #40] @ 0x28 │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ + vcvt.f64.f32 d7, s14 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #212 @ 0xd4 │ │ │ │ + vstr d4, [sp, #56] @ 0x38 │ │ │ │ + vstr d20, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp] │ │ │ │ - vstr d9, [sp, #8] │ │ │ │ mvn r3, #0 │ │ │ │ - mov r2, #1 │ │ │ │ - mov r1, r8 │ │ │ │ - mov r0, r7 │ │ │ │ - vstr d0, [sp, #88] @ 0x58 │ │ │ │ - vstr d1, [sp, #80] @ 0x50 │ │ │ │ - vstr d2, [sp, #72] @ 0x48 │ │ │ │ - vstr d3, [sp, #64] @ 0x40 │ │ │ │ - vstr d4, [sp, #56] @ 0x38 │ │ │ │ - vstr d5, [sp, #48] @ 0x30 │ │ │ │ - vstr d6, [sp, #40] @ 0x28 │ │ │ │ - vstr d7, [sp, #32] │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ - b 4f744 │ │ │ │ - ldr r2, [pc, #472] @ 4fb74 │ │ │ │ - ldr r3, [sp, #128] @ 0x80 │ │ │ │ - add r2, pc, r2 │ │ │ │ + vstr d18, [sp, #48] @ 0x30 │ │ │ │ + vstr d7, [sp, #72] @ 0x48 │ │ │ │ + vstr d22, [sp, #80] @ 0x50 │ │ │ │ + vstr d6, [sp, #88] @ 0x58 │ │ │ │ + vstr d16, [sp, #96] @ 0x60 │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ + b 51224 │ │ │ │ + ldr r2, [pc, #496] @ 51674 │ │ │ │ + mov r3, r5 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 4f744 │ │ │ │ - ldr r3, [sp, #156] @ 0x9c │ │ │ │ - mov r1, r7 │ │ │ │ - add r2, sp, #272 @ 0x110 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 51224 │ │ │ │ + ldr r3, [sp, #144] @ 0x90 │ │ │ │ + mov r1, r8 │ │ │ │ + add r2, sp, #264 @ 0x108 │ │ │ │ and r0, r3, #15 │ │ │ │ - bl 4c560 │ │ │ │ - b 4f3d0 │ │ │ │ - str r3, [sp] │ │ │ │ - mov r3, r2 │ │ │ │ - ldr r2, [pc, #416] @ 4fb78 │ │ │ │ + bl 4ddbc │ │ │ │ + b 50eb8 │ │ │ │ + ldr r2, [pc, #448] @ 51678 │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 4f410 │ │ │ │ + str r3, [sp] │ │ │ │ + mov r3, r7 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 50ef0 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, #2048 @ 0x800 │ │ │ │ - bl 25460 │ │ │ │ - vldr d5, [pc, #340] @ 4fb50 │ │ │ │ - mov r3, #0 │ │ │ │ + bl 2538c │ │ │ │ + vldr d18, [pc, #364] @ 51650 │ │ │ │ mov r6, r0 │ │ │ │ - mov sl, r0 │ │ │ │ - mov r1, r0 │ │ │ │ + mov r3, #0 │ │ │ │ + mov ip, r0 │ │ │ │ + mov r2, r0 │ │ │ │ vmov s15, r3 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, #2048 @ 0x800 │ │ │ │ - vcvt.f64.s32 d6, s15 │ │ │ │ - vdiv.f64 d7, d6, d5 │ │ │ │ - vcvt.f32.f64 s14, d7 │ │ │ │ - vstmia r1!, {s14} │ │ │ │ - bne 4fa08 │ │ │ │ - ldr fp, [pc, #332] @ 4fb7c │ │ │ │ - ldr r9, [pc, #332] @ 4fb80 │ │ │ │ - ldr r8, [pc, #332] @ 4fb84 │ │ │ │ - mov r4, #0 │ │ │ │ - movw r7, #2047 @ 0x7ff │ │ │ │ - rsb r1, r4, #2048 @ 0x800 │ │ │ │ - lsr r0, fp, #16 │ │ │ │ - blx 1c64ec │ │ │ │ - vldr s16, [sl] │ │ │ │ - mla fp, r9, fp, r8 │ │ │ │ - add r1, r1, r4 │ │ │ │ - add r1, r6, r1, lsl #2 │ │ │ │ - add r4, r4, #1 │ │ │ │ - ldr r3, [r1] │ │ │ │ - cmp r4, r7 │ │ │ │ - str r3, [sl], #4 │ │ │ │ - vstr s16, [r1] │ │ │ │ - bne 4fa3c │ │ │ │ - ldr r4, [pc, #272] @ 4fb88 │ │ │ │ - ldr r8, [sp, #136] @ 0x88 │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r4, #156] @ 0x9c │ │ │ │ - mov r0, r8 │ │ │ │ + vcvt.f64.s32 d17, s15 │ │ │ │ + vdiv.f64 d16, d17, d18 │ │ │ │ + vcvt.f32.f64 s15, d16 │ │ │ │ + vstmia r2!, {s15} │ │ │ │ + bne 514f0 │ │ │ │ + movw r1, #7185 @ 0x1c11 │ │ │ │ + movt r1, #31032 @ 0x7938 │ │ │ │ + str r5, [sp, #156] @ 0x9c │ │ │ │ + movw sl, #26125 @ 0x660d │ │ │ │ + movt sl, #25 │ │ │ │ + movw r8, #62303 @ 0xf35f │ │ │ │ + movt r8, #15470 @ 0x3c6e │ │ │ │ + mov r2, #0 │ │ │ │ + movw fp, #2047 @ 0x7ff │ │ │ │ + lsr r3, r1, #16 │ │ │ │ + rsb r0, r2, #2048 @ 0x800 │ │ │ │ + ldr lr, [ip] │ │ │ │ + mla r1, sl, r1, r8 │ │ │ │ + udiv r5, r3, r0 │ │ │ │ + mls r3, r0, r5, r3 │ │ │ │ + add r3, r3, r2 │ │ │ │ + add r2, r2, #1 │ │ │ │ + add r3, r6, r3, lsl #2 │ │ │ │ + cmp r2, fp │ │ │ │ + ldr r0, [r3] │ │ │ │ + str r0, [ip], #4 │ │ │ │ + str lr, [r3] │ │ │ │ + bne 51534 │ │ │ │ + ldr r8, [pc, #264] @ 5167c │ │ │ │ + mov r0, r7 │ │ │ │ + ldr r5, [sp, #156] @ 0x9c │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [r8, #156] @ 0x9c │ │ │ │ blx r3 │ │ │ │ movw r3, #5126 @ 0x1406 │ │ │ │ mov r1, #0 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - movw r3, #6403 @ 0x1903 │ │ │ │ mov r2, #1 │ │ │ │ - str r6, [sp, #12] │ │ │ │ + mov r0, #3552 @ 0xde0 │ │ │ │ str r1, [sp] │ │ │ │ + str r3, [sp, #8] │ │ │ │ + movw r3, #6403 @ 0x1903 │ │ │ │ str r3, [sp, #4] │ │ │ │ - mov r0, #3552 @ 0xde0 │ │ │ │ mov r3, #2048 @ 0x800 │ │ │ │ - ldr r7, [r4, #160] @ 0xa0 │ │ │ │ - blx r7 │ │ │ │ + str r6, [sp, #12] │ │ │ │ + ldr sl, [r8, #160] @ 0xa0 │ │ │ │ + blx sl │ │ │ │ + ldr r3, [r8, #164] @ 0xa4 │ │ │ │ vmov.f32 s0, #112 @ 0x3f800000 1.0 │ │ │ │ - ldr r3, [r4, #164] @ 0xa4 │ │ │ │ movw r1, #32870 @ 0x8066 │ │ │ │ mov r0, #3552 @ 0xde0 │ │ │ │ blx r3 │ │ │ │ - ldr r3, [r4, #168] @ 0xa8 │ │ │ │ + ldr r3, [r8, #168] @ 0xa8 │ │ │ │ mov r2, #9728 @ 0x2600 │ │ │ │ movw r1, #10241 @ 0x2801 │ │ │ │ mov r0, #3552 @ 0xde0 │ │ │ │ blx r3 │ │ │ │ - ldr r3, [r4, #168] @ 0xa8 │ │ │ │ + ldr r3, [r8, #168] @ 0xa8 │ │ │ │ mov r2, #9728 @ 0x2600 │ │ │ │ mov r1, #10240 @ 0x2800 │ │ │ │ mov r0, #3552 @ 0xde0 │ │ │ │ blx r3 │ │ │ │ + ldr r3, [r8, #168] @ 0xa8 │ │ │ │ movw r2, #10497 @ 0x2901 │ │ │ │ movw r1, #10242 @ 0x2802 │ │ │ │ - ldr r3, [r4, #168] @ 0xa8 │ │ │ │ mov r0, #3552 @ 0xde0 │ │ │ │ blx r3 │ │ │ │ - ldr r3, [r4, #156] @ 0x9c │ │ │ │ + ldr r3, [r8, #156] @ 0x9c │ │ │ │ movw r0, #33984 @ 0x84c0 │ │ │ │ + add r8, r7, #48 @ 0x30 │ │ │ │ blx r3 │ │ │ │ mov r0, r6 │ │ │ │ - bl 24c8c │ │ │ │ - add r6, r8, #48 @ 0x30 │ │ │ │ - add r3, r8, #1 │ │ │ │ - uxtb r6, r6 │ │ │ │ - str r3, [sp, #196] @ 0xc4 │ │ │ │ - str r3, [sp, #136] @ 0x88 │ │ │ │ - b 4f3e8 │ │ │ │ - bl 4b8d8 │ │ │ │ - str r0, [r4, #76] @ 0x4c │ │ │ │ - b 4f16c │ │ │ │ + uxtb r8, r8 │ │ │ │ + bl 24bb8 │ │ │ │ + add r3, r7, #1 │ │ │ │ + mov r7, r3 │ │ │ │ + str r3, [sp, #188] @ 0xbc │ │ │ │ + b 50ecc │ │ │ │ + bl 4d060 │ │ │ │ + str r0, [r5, #76] @ 0x4c │ │ │ │ + b 50c30 │ │ │ │ + nop {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ adcmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00900000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addsmi pc, pc, r0, lsl #24 │ │ │ │ - andseq sp, fp, r0, ror r2 │ │ │ │ - andseq r0, r8, ip, ror lr │ │ │ │ - mulseq r8, r4, fp │ │ │ │ - eoreq lr, lr, ip, ror #20 │ │ │ │ - andseq r0, r8, r4, lsr #24 │ │ │ │ - andseq sp, fp, ip, ror #2 │ │ │ │ - andseq sp, fp, ip, asr #1 │ │ │ │ - mulseq r8, ip, ip │ │ │ │ - andseq r0, r8, r0, asr #22 │ │ │ │ - ldmdbvc r8!, {r0, r4, sl, fp, ip} │ │ │ │ - andseq r6, r9, sp, lsl #12 │ │ │ │ - stclcc 3, cr15, [lr], #-380 @ 0xfffffe84 │ │ │ │ - strhteq sl, [pc], -r4 │ │ │ │ - @ instruction: 0x001809b8 │ │ │ │ - eoreq sl, pc, r4, asr sp @ │ │ │ │ - andseq r0, r8, r8, lsl r1 │ │ │ │ - andseq r0, r8, ip, lsr #15 │ │ │ │ - @ instruction: 0x001807f4 │ │ │ │ - andseq r0, r8, r0, ror #12 │ │ │ │ - eoreq lr, lr, r0, lsr #9 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - @ instruction: 0x001807f4 │ │ │ │ - ldr r2, [sp, #152] @ 0x98 │ │ │ │ - vldr s0, [r5, #68] @ 0x44 │ │ │ │ - str r2, [sp, #16] │ │ │ │ - ldr r2, [sp, #148] @ 0x94 │ │ │ │ + @ instruction: 0x001cd9dc │ │ │ │ + andseq r1, r9, r8, ror #11 │ │ │ │ + @ instruction: 0x001912fc │ │ │ │ + mlaseq r0, ip, pc, ip @ │ │ │ │ + andseq r1, r9, ip, ror r3 │ │ │ │ + andseq sp, ip, r8, asr #17 │ │ │ │ + andseq sp, ip, r0, lsr #16 │ │ │ │ + @ instruction: 0x001913fc │ │ │ │ + andseq r1, r9, r4, lsr #5 │ │ │ │ + ldrhteq r9, [r1], -r4 │ │ │ │ + andseq r1, r9, r4, lsl r1 │ │ │ │ + eorseq r9, r1, r0, asr r2 │ │ │ │ + andseq r0, r9, r8, lsl #17 │ │ │ │ + andseq r0, r9, ip, lsl pc │ │ │ │ + andseq r0, r9, r0, ror #30 │ │ │ │ + andseq r0, r9, ip, asr #27 │ │ │ │ + ldrsbteq ip, [r0], -r0 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + andseq r0, r9, ip, asr pc │ │ │ │ + ldr r2, [sp, #136] @ 0x88 │ │ │ │ + movw sl, #34037 @ 0x84f5 │ │ │ │ + add fp, sp, #180 @ 0xb4 │ │ │ │ + add r7, sp, #184 @ 0xb8 │ │ │ │ + vldr s0, [r4, #68] @ 0x44 │ │ │ │ + mov r1, r7 │ │ │ │ + ldr r0, [sp, #148] @ 0x94 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [sp, #140] @ 0x8c │ │ │ │ - movw r7, #34037 @ 0x84f5 │ │ │ │ - sub r7, r2, r7 │ │ │ │ - mov r8, #48 @ 0x30 │ │ │ │ - mov r9, #114 @ 0x72 │ │ │ │ - strd r8, [sp] │ │ │ │ - clz r7, r7 │ │ │ │ - add r8, sp, #192 @ 0xc0 │ │ │ │ - lsr r7, r7, #5 │ │ │ │ - add r9, sp, #188 @ 0xbc │ │ │ │ + ldr r3, [sp, #152] @ 0x98 │ │ │ │ vcvt.f64.f32 d0, s0 │ │ │ │ - mov r1, r8 │ │ │ │ - ldr r3, [sp, #164] @ 0xa4 │ │ │ │ - ldr r0, [sp, #160] @ 0xa0 │ │ │ │ - mov r2, r9 │ │ │ │ - str r7, [sp, #8] │ │ │ │ - bl 4b93c │ │ │ │ - mov r3, #103 @ 0x67 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #156] @ 0x9c │ │ │ │ - vldr s0, [r5, #68] @ 0x44 │ │ │ │ + str r2, [sp, #16] │ │ │ │ + ldr r2, [sp, #128] @ 0x80 │ │ │ │ + sub sl, r2, sl │ │ │ │ + mov r2, #114 @ 0x72 │ │ │ │ + clz sl, sl │ │ │ │ + lsr sl, sl, #5 │ │ │ │ + stmib sp, {r2, sl} │ │ │ │ + mov r2, #48 @ 0x30 │ │ │ │ + str r2, [sp] │ │ │ │ + mov r2, fp │ │ │ │ + bl 4d0d8 │ │ │ │ + ldr r3, [sp, #144] @ 0x90 │ │ │ │ + mov ip, #103 @ 0x67 │ │ │ │ + mov r2, fp │ │ │ │ + mov r1, r7 │ │ │ │ + vldr s0, [r4, #68] @ 0x44 │ │ │ │ + str sl, [sp, #8] │ │ │ │ and r0, r3, #15 │ │ │ │ - str r7, [sp, #8] │ │ │ │ - ldr r3, [r5, #60] @ 0x3c │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r3, [r5, #56] @ 0x38 │ │ │ │ - add sl, sp, #272 @ 0x110 │ │ │ │ + ldr r3, [r4, #56] @ 0x38 │ │ │ │ + vcvt.f64.f32 d0, s0 │ │ │ │ str r3, [sp, #12] │ │ │ │ + ldr r3, [r4, #60] @ 0x3c │ │ │ │ + str r0, [sp, #144] @ 0x90 │ │ │ │ + str r3, [sp, #16] │ │ │ │ mov r3, #49 @ 0x31 │ │ │ │ - vcvt.f64.f32 d0, s0 │ │ │ │ - mov r1, r8 │ │ │ │ - mov r2, r9 │ │ │ │ - str r3, [sp] │ │ │ │ - mov r3, sl │ │ │ │ - str r0, [sp, #136] @ 0x88 │ │ │ │ - bl 4b93c │ │ │ │ - str r7, [sp, #8] │ │ │ │ - vldr s0, [r5, #68] @ 0x44 │ │ │ │ - ldr ip, [r5, #60] @ 0x3c │ │ │ │ - mov r3, sl │ │ │ │ - str ip, [sp, #16] │ │ │ │ + stm sp, {r3, ip} │ │ │ │ + add r3, sp, #264 @ 0x108 │ │ │ │ + str r3, [sp, #148] @ 0x94 │ │ │ │ + bl 4d0d8 │ │ │ │ + str sl, [sp, #8] │ │ │ │ + mov r2, fp │ │ │ │ mov sl, #50 @ 0x32 │ │ │ │ - ldr ip, [r5, #56] @ 0x38 │ │ │ │ + ldr ip, [r4, #56] @ 0x38 │ │ │ │ mov fp, #98 @ 0x62 │ │ │ │ - mov r1, r8 │ │ │ │ - vcvt.f64.f32 d0, s0 │ │ │ │ - ldr r0, [sp, #136] @ 0x88 │ │ │ │ - mov r2, r9 │ │ │ │ + mov r1, r7 │ │ │ │ + vldr s0, [r4, #68] @ 0x44 │ │ │ │ + ldr r0, [sp, #144] @ 0x90 │ │ │ │ str ip, [sp, #12] │ │ │ │ + ldr ip, [r4, #60] @ 0x3c │ │ │ │ strd sl, [sp] │ │ │ │ - bl 4b93c │ │ │ │ - ldr r7, [sp, #192] @ 0xc0 │ │ │ │ - ldr r8, [sp, #188] @ 0xbc │ │ │ │ - b 4f4b4 │ │ │ │ - ldr r2, [pc, #-280] @ 4fb8c │ │ │ │ - mov r1, r8 │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r3, [sp, #148] @ 0x94 │ │ │ │ + vcvt.f64.f32 d0, s0 │ │ │ │ + str ip, [sp, #16] │ │ │ │ + bl 4d0d8 │ │ │ │ + ldr sl, [sp, #180] @ 0xb4 │ │ │ │ + ldr r7, [sp, #184] @ 0xb8 │ │ │ │ + b 50fa0 │ │ │ │ + ldr r2, [pc, #-276] @ 51680 │ │ │ │ + mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ - bl 250b8 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl 24fe4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 240d4 │ │ │ │ - sub r8, r8, r0 │ │ │ │ + bl 2400c │ │ │ │ + sub sl, sl, r0 │ │ │ │ mov r0, r7 │ │ │ │ - str r8, [sp, #188] @ 0xbc │ │ │ │ - bl 240d4 │ │ │ │ + str sl, [sp, #180] @ 0xb4 │ │ │ │ + bl 2400c │ │ │ │ add r7, r7, r0 │ │ │ │ - b 4f814 │ │ │ │ - ldr fp, [pc, #-328] @ 4fb90 │ │ │ │ - add r3, r7, #4 │ │ │ │ + b 512f4 │ │ │ │ + ldr fp, [pc, #-324] @ 51684 │ │ │ │ + add r3, r8, #4 │ │ │ │ + mov r9, #0 │ │ │ │ + mov sl, #512 @ 0x200 │ │ │ │ + str r3, [sp, #188] @ 0xbc │ │ │ │ + movw r3, #33984 @ 0x84c0 │ │ │ │ + uxtab r0, r3, r0 │ │ │ │ add fp, pc, fp │ │ │ │ - movw sl, #33984 @ 0x84c0 │ │ │ │ - uxtab r0, sl, r0 │ │ │ │ - str r3, [sp, #196] @ 0xc4 │ │ │ │ ldr r3, [fp, #156] @ 0x9c │ │ │ │ blx r3 │ │ │ │ mov r0, #2048 @ 0x800 │ │ │ │ - bl 24020 │ │ │ │ - vldr s0, [r5, #32] │ │ │ │ + bl 23f58 │ │ │ │ + vldr s0, [r4, #32] │ │ │ │ mov r1, #512 @ 0x200 │ │ │ │ - mov r8, #0 │ │ │ │ - mov r9, #512 @ 0x200 │ │ │ │ - add r7, r7, #51 @ 0x33 │ │ │ │ - mov r6, r0 │ │ │ │ - bl 55db0 │ │ │ │ + mov r7, r0 │ │ │ │ + bl 57c94 │ │ │ │ mov r1, #512 @ 0x200 │ │ │ │ - add r0, r6, r1 │ │ │ │ - vldr s0, [r5, #36] @ 0x24 │ │ │ │ - bl 55db0 │ │ │ │ - vldr s0, [r5, #40] @ 0x28 │ │ │ │ + vldr s0, [r4, #36] @ 0x24 │ │ │ │ + add r0, r7, r1 │ │ │ │ + bl 57c94 │ │ │ │ + vldr s0, [r4, #40] @ 0x28 │ │ │ │ + add r0, r7, #1024 @ 0x400 │ │ │ │ mov r1, #512 @ 0x200 │ │ │ │ - add r0, r6, #1024 @ 0x400 │ │ │ │ - bl 55db0 │ │ │ │ + bl 57c94 │ │ │ │ movw r3, #9729 @ 0x2601 │ │ │ │ - str r3, [sp] │ │ │ │ - ldr r3, [sp, #128] @ 0x80 │ │ │ │ movw r2, #6409 @ 0x1909 │ │ │ │ movw r1, #32832 @ 0x8040 │ │ │ │ movw r0, #3553 @ 0xde1 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - str r8, [sp, #12] │ │ │ │ + stm sp, {r3, sl} │ │ │ │ movw r3, #5121 @ 0x1401 │ │ │ │ - str r9, [sp, #4] │ │ │ │ - bl 4dd3c │ │ │ │ - ldr r3, [sp, #128] @ 0x80 │ │ │ │ + str r5, [sp, #8] │ │ │ │ + str r9, [sp, #12] │ │ │ │ + bl 4f6e4 │ │ │ │ + mov r3, r7 │ │ │ │ movw r2, #5121 @ 0x1401 │ │ │ │ + str sl, [sp] │ │ │ │ movw r1, #6409 @ 0x1909 │ │ │ │ movw r0, #3553 @ 0xde1 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - str r8, [sp, #20] │ │ │ │ - mov r3, r6 │ │ │ │ - str r9, [sp, #12] │ │ │ │ - str r9, [sp] │ │ │ │ - str r8, [sp, #8] │ │ │ │ - str r8, [sp, #4] │ │ │ │ - bl 4e094 │ │ │ │ + str r9, [sp, #4] │ │ │ │ + str r9, [sp, #8] │ │ │ │ + str sl, [sp, #12] │ │ │ │ + str r5, [sp, #16] │ │ │ │ + str r9, [sp, #20] │ │ │ │ + add r9, r8, #51 @ 0x33 │ │ │ │ + bl 4fa68 │ │ │ │ ldr r3, [fp, #156] @ 0x9c │ │ │ │ - mov r0, sl │ │ │ │ + movw r0, #33984 @ 0x84c0 │ │ │ │ + uxtb r9, r9 │ │ │ │ blx r3 │ │ │ │ - uxtb r3, r7 │ │ │ │ - str r3, [sp, #132] @ 0x84 │ │ │ │ - b 4f388 │ │ │ │ - ldr r3, [pc, #-540] @ 4fb94 │ │ │ │ + b 50e70 │ │ │ │ + ldr r3, [pc, #-520] @ 51688 │ │ │ │ add r3, pc, r3 │ │ │ │ - b 4f474 │ │ │ │ - ldr r2, [pc, #-548] @ 4fb98 │ │ │ │ + b 50f58 │ │ │ │ + ldr r2, [pc, #-528] @ 5168c │ │ │ │ mov r0, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl ab6e0 │ │ │ │ - b 4ef20 │ │ │ │ - ldr r2, [pc, #-564] @ 4fb9c │ │ │ │ - mov r1, r8 │ │ │ │ - add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 509c4 │ │ │ │ + ldr r2, [pc, #-544] @ 51690 │ │ │ │ + mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ - bl 250b8 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl 24fe4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 240d4 │ │ │ │ - sub r8, r8, r0 │ │ │ │ + bl 2400c │ │ │ │ + sub sl, sl, r0 │ │ │ │ mov r0, r7 │ │ │ │ - str r8, [sp, #188] @ 0xbc │ │ │ │ - bl 240d4 │ │ │ │ + str sl, [sp, #180] @ 0xb4 │ │ │ │ + bl 2400c │ │ │ │ add r7, r7, r0 │ │ │ │ - str r7, [sp, #192] @ 0xc0 │ │ │ │ - b 4f4c0 │ │ │ │ - ldr r2, [pc, #-616] @ 4fba0 │ │ │ │ + str r7, [sp, #184] @ 0xb8 │ │ │ │ + b 50fac │ │ │ │ + ldr r2, [pc, #-596] @ 51694 │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 4f1fc │ │ │ │ - ldr r2, [pc, #-636] @ 4fba4 │ │ │ │ - ldr r3, [pc, #-636] @ 4fba8 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 50cd4 │ │ │ │ + ldr r2, [pc, #-616] @ 51698 │ │ │ │ + ldr r3, [pc, #-616] @ 5169c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ - ldr r3, [sp, #276] @ 0x114 │ │ │ │ + ldr r3, [sp, #268] @ 0x10c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 4f154 │ │ │ │ - ldr r2, [pc, #-664] @ 4fbac │ │ │ │ + bne 50c18 │ │ │ │ + ldr r2, [pc, #-644] @ 516a0 │ │ │ │ + mov r3, r5 │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - ldr r3, [sp, #128] @ 0x80 │ │ │ │ - add sp, sp, #284 @ 0x11c │ │ │ │ - vpop {d8-d10} │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + add sp, sp, #276 @ 0x114 │ │ │ │ + vpop {d8} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + ldr lr, [sp, #32] │ │ │ │ + add sp, sp, #36 @ 0x24 │ │ │ │ + b b155c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r3, [pc, #328] @ 4ffc0 │ │ │ │ + ldr r3, [pc, #344] @ 51acc │ │ │ │ and r1, r1, #15 │ │ │ │ - add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ + add r3, pc, r3 │ │ │ │ cmp r1, #8 │ │ │ │ - bhi 4ffbc │ │ │ │ + bhi 51abc │ │ │ │ ldrb r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop {0} │ │ │ │ - ldr r3, [pc, #296] @ 4ffc4 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ + ldr r3, [pc, #312] @ 51ad0 │ │ │ │ + movw r0, #34820 @ 0x8804 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #304] @ 0x130 │ │ │ │ - movw r0, #34820 @ 0x8804 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ + add sp, sp, #16 │ │ │ │ bx r3 │ │ │ │ - ldr r5, [pc, #276] @ 4ffc8 │ │ │ │ + ldr r5, [pc, #280] @ 51ad4 │ │ │ │ movw r0, #33985 @ 0x84c1 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, #156] @ 0x9c │ │ │ │ blx r3 │ │ │ │ ldr r3, [r5, #304] @ 0x130 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ @@ -43525,19 +45325,18 @@ │ │ │ │ blx r3 │ │ │ │ ldr r3, [r5, #304] @ 0x130 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r5, #156] @ 0x9c │ │ │ │ movw r0, #33984 @ 0x84c0 │ │ │ │ blx r3 │ │ │ │ - ldr r3, [r5, #304] @ 0x130 │ │ │ │ movw r0, #34082 @ 0x8522 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - bx r3 │ │ │ │ - ldr r5, [pc, #196] @ 4ffcc │ │ │ │ + ldr r3, [r5, #304] @ 0x130 │ │ │ │ + b 519a0 │ │ │ │ + ldr r5, [pc, #204] @ 51ad8 │ │ │ │ movw r0, #33985 @ 0x84c1 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, #156] @ 0x9c │ │ │ │ blx r3 │ │ │ │ ldr r3, [r5, #304] @ 0x130 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ @@ -43546,19 +45345,17 @@ │ │ │ │ blx r3 │ │ │ │ ldr r3, [r5, #304] @ 0x130 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r5, #156] @ 0x9c │ │ │ │ movw r0, #33984 @ 0x84c0 │ │ │ │ blx r3 │ │ │ │ - ldr r3, [r5, #304] @ 0x130 │ │ │ │ movw r0, #35104 @ 0x8920 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - bx r3 │ │ │ │ - ldr r5, [pc, #116] @ 4ffd0 │ │ │ │ + b 519fc │ │ │ │ + ldr r5, [pc, #132] @ 51adc │ │ │ │ movw r0, #33985 @ 0x84c1 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, #156] @ 0x9c │ │ │ │ blx r3 │ │ │ │ ldr r3, [r5, #304] @ 0x130 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ @@ -43567,50 +45364,59 @@ │ │ │ │ blx r3 │ │ │ │ ldr r3, [r5, #304] @ 0x130 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r5, #156] @ 0x9c │ │ │ │ movw r0, #33984 @ 0x84c0 │ │ │ │ blx r3 │ │ │ │ - ldr r3, [r5, #304] @ 0x130 │ │ │ │ mov r0, #33280 @ 0x8200 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - bx r3 │ │ │ │ - ldr r3, [pc, #36] @ 4ffd4 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ + b 519fc │ │ │ │ + ldr r3, [pc, #60] @ 51ae0 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ + add sp, sp, #16 │ │ │ │ ldr r0, [r3, #76] @ 0x4c │ │ │ │ - b 4ccf8 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - andseq sl, fp, ip, ror fp │ │ │ │ - mlaeq pc, r0, fp, sl @ │ │ │ │ - eoreq sl, pc, r8, ror fp @ │ │ │ │ - eoreq sl, pc, r4, lsr #22 │ │ │ │ - ldrdeq sl, [pc], -r0 @ │ │ │ │ - eoreq sl, pc, ip, ror sl @ │ │ │ │ + b 4e600 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + andseq fp, ip, ip, asr #5 │ │ │ │ + mlaseq r1, r4, r0, r9 │ │ │ │ + eorseq r9, r1, r0, ror r0 │ │ │ │ + eorseq r9, r1, r0, lsr #32 │ │ │ │ + ldrsbteq r8, [r1], -r4 │ │ │ │ + eorseq r8, r1, r4, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r3, [pc, #336] @ 50140 │ │ │ │ + ldr r3, [pc, #356] @ 51c68 │ │ │ │ and r1, r1, #15 │ │ │ │ - add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ + add r3, pc, r3 │ │ │ │ cmp r1, #8 │ │ │ │ - bhi 5013c │ │ │ │ + bhi 51c58 │ │ │ │ ldrb r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop {0} │ │ │ │ - ldr r3, [pc, #304] @ 50144 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ + ldr r3, [pc, #324] @ 51c6c │ │ │ │ + movw r0, #34820 @ 0x8804 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #308] @ 0x134 │ │ │ │ - movw r0, #34820 @ 0x8804 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ + add sp, sp, #16 │ │ │ │ bx r3 │ │ │ │ - ldr r5, [pc, #284] @ 50148 │ │ │ │ + ldr r5, [pc, #292] @ 51c70 │ │ │ │ movw r0, #33985 @ 0x84c1 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, #156] @ 0x9c │ │ │ │ blx r3 │ │ │ │ ldr r3, [r5, #308] @ 0x134 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ @@ -43619,19 +45425,18 @@ │ │ │ │ blx r3 │ │ │ │ ldr r3, [r5, #308] @ 0x134 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r5, #156] @ 0x9c │ │ │ │ movw r0, #33984 @ 0x84c0 │ │ │ │ blx r3 │ │ │ │ - ldr r3, [r5, #308] @ 0x134 │ │ │ │ movw r0, #34082 @ 0x8522 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - bx r3 │ │ │ │ - ldr r5, [pc, #204] @ 5014c │ │ │ │ + ldr r3, [r5, #308] @ 0x134 │ │ │ │ + b 51b30 │ │ │ │ + ldr r5, [pc, #216] @ 51c74 │ │ │ │ movw r0, #33985 @ 0x84c1 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, #156] @ 0x9c │ │ │ │ blx r3 │ │ │ │ ldr r3, [r5, #308] @ 0x134 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ @@ -43640,19 +45445,17 @@ │ │ │ │ blx r3 │ │ │ │ ldr r3, [r5, #308] @ 0x134 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r5, #156] @ 0x9c │ │ │ │ movw r0, #33984 @ 0x84c0 │ │ │ │ blx r3 │ │ │ │ - ldr r3, [r5, #308] @ 0x134 │ │ │ │ movw r0, #35104 @ 0x8920 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - bx r3 │ │ │ │ - ldr r5, [pc, #124] @ 50150 │ │ │ │ + b 51b8c │ │ │ │ + ldr r5, [pc, #144] @ 51c78 │ │ │ │ mov r0, #33280 @ 0x8200 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, #308] @ 0x134 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r5, #312] @ 0x138 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r5, #156] @ 0x9c │ │ │ │ @@ -43665,68 +45468,76 @@ │ │ │ │ movw r0, #33986 @ 0x84c2 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r5, #308] @ 0x134 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r5, #156] @ 0x9c │ │ │ │ movw r0, #33984 @ 0x84c0 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - bx r3 │ │ │ │ - ldr r3, [pc, #36] @ 50154 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ + b 51b30 │ │ │ │ + ldr r3, [pc, #60] @ 51c7c │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ + add sp, sp, #16 │ │ │ │ ldr r0, [r3, #72] @ 0x48 │ │ │ │ - b 4ccf8 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - andseq sl, fp, sp, lsl #20 │ │ │ │ - eoreq sl, pc, r8, lsl sl @ │ │ │ │ - eoreq sl, pc, r0, lsl #20 │ │ │ │ - eoreq sl, pc, ip, lsr #19 │ │ │ │ - eoreq sl, pc, r8, asr r9 @ │ │ │ │ - strdeq sl, [pc], -ip @ │ │ │ │ + b 4e600 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + andseq fp, ip, r5, asr #2 │ │ │ │ + eorseq r8, r1, r4, lsl #30 │ │ │ │ + eorseq r8, r1, r0, ror #29 │ │ │ │ + mlaseq r1, r0, lr, r8 │ │ │ │ + eorseq r8, r1, r4, asr #28 │ │ │ │ + eorseq r8, r1, r8, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ - ldr ip, [pc, #284] @ 5028c │ │ │ │ - ldr r2, [pc, #284] @ 50290 │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r2, [ip, r2] │ │ │ │ + ldr ip, [pc, #300] @ 51dc8 │ │ │ │ sub sp, sp, #48 @ 0x30 │ │ │ │ - add r3, sp, #27 │ │ │ │ + add r2, sp, #27 │ │ │ │ add r1, sp, #43 @ 0x2b │ │ │ │ - ldr r2, [r2] │ │ │ │ - str r2, [sp, #44] @ 0x2c │ │ │ │ - mov r2, #0 │ │ │ │ - sbfx r2, r0, #0, #1 │ │ │ │ - strb r2, [r3, #1]! │ │ │ │ - cmp r3, r1 │ │ │ │ + ldr r3, [pc, #288] @ 51dcc │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r3, [ip, r3] │ │ │ │ + ldr r3, [r3] │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + mov r3, #0 │ │ │ │ + sbfx r3, r0, #0, #1 │ │ │ │ lsr r0, r0, #1 │ │ │ │ - bne 50190 │ │ │ │ - ldr r4, [pc, #232] @ 50294 │ │ │ │ + strb r3, [r2, #1]! │ │ │ │ + cmp r2, r1 │ │ │ │ + bne 51cbc │ │ │ │ + ldr r4, [pc, #248] @ 51dd0 │ │ │ │ movw r0, #33987 @ 0x84c3 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, #156] @ 0x9c │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4, #224] @ 0xe0 │ │ │ │ mov r1, #2 │ │ │ │ movw r0, #3317 @ 0xcf5 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4, #224] @ 0xe0 │ │ │ │ mov r1, #0 │ │ │ │ movw r0, #3314 @ 0xcf2 │ │ │ │ blx r3 │ │ │ │ - add lr, sp, #28 │ │ │ │ + add r0, sp, #28 │ │ │ │ movw r2, #6406 @ 0x1906 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #4 │ │ │ │ - movw ip, #5121 @ 0x1401 │ │ │ │ - stmib sp, {r1, r2, ip, lr} │ │ │ │ - movw r0, #3553 @ 0xde1 │ │ │ │ + str r0, [sp, #16] │ │ │ │ + movw r0, #5121 @ 0x1401 │ │ │ │ str r3, [sp] │ │ │ │ + stmib sp, {r1, r2} │ │ │ │ + str r0, [sp, #12] │ │ │ │ + movw r0, #3553 @ 0xde1 │ │ │ │ ldr ip, [r4, #228] @ 0xe4 │ │ │ │ blx ip │ │ │ │ ldr r3, [r4, #168] @ 0xa8 │ │ │ │ mov r2, #9728 @ 0x2600 │ │ │ │ movw r1, #10241 @ 0x2801 │ │ │ │ movw r0, #3553 @ 0xde1 │ │ │ │ blx r3 │ │ │ │ @@ -43736,1752 +45547,1843 @@ │ │ │ │ movw r0, #3553 @ 0xde1 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4, #168] @ 0xa8 │ │ │ │ movw r2, #10497 @ 0x2901 │ │ │ │ movw r1, #10242 @ 0x2802 │ │ │ │ movw r0, #3553 @ 0xde1 │ │ │ │ blx r3 │ │ │ │ - movw r2, #10497 @ 0x2901 │ │ │ │ ldr r3, [r4, #168] @ 0xa8 │ │ │ │ + movw r2, #10497 @ 0x2901 │ │ │ │ movw r1, #10243 @ 0x2803 │ │ │ │ movw r0, #3553 @ 0xde1 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4, #156] @ 0x9c │ │ │ │ movw r0, #33984 @ 0x84c0 │ │ │ │ blx r3 │ │ │ │ - ldr r2, [pc, #52] @ 50298 │ │ │ │ - ldr r3, [pc, #40] @ 50290 │ │ │ │ + ldr r2, [pc, #60] @ 51dd4 │ │ │ │ + ldr r3, [pc, #48] @ 51dcc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 50288 │ │ │ │ + bne 51dc4 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ - pop {r4, pc} │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq lr, lr, r0, asr r1 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq sl, pc, r0, lsl #17 │ │ │ │ - eoreq lr, lr, ip, asr r0 │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eorseq ip, r0, r8, lsr #12 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq r8, r1, r4, asr sp │ │ │ │ + eorseq ip, r0, r8, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r2, [pc, #552] @ 504dc │ │ │ │ - ldr r3, [pc, #552] @ 504e0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ + ldr r2, [pc, #568] @ 5202c │ │ │ │ sub sp, sp, #8 │ │ │ │ tst r0, #32 │ │ │ │ + ldr r3, [pc, #560] @ 52030 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bne 5033c │ │ │ │ - ldr r3, [pc, #520] @ 504e4 │ │ │ │ + bne 51e84 │ │ │ │ + ldr r3, [pc, #536] @ 52034 │ │ │ │ sub r0, r0, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r0, #3 │ │ │ │ - bhi 50310 │ │ │ │ + bhi 51e50 │ │ │ │ ldrb r0, [r3, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ nop {0} │ │ │ │ movw r3, #1027 @ 0x403 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r3, [pc, #480] @ 504e8 │ │ │ │ + ldr r3, [pc, #496] @ 52038 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #200] @ 0xc8 │ │ │ │ blx r3 │ │ │ │ - ldr r2, [pc, #468] @ 504ec │ │ │ │ - ldr r3, [pc, #452] @ 504e0 │ │ │ │ + ldr r2, [pc, #484] @ 5203c │ │ │ │ + ldr r3, [pc, #468] @ 52030 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 504d0 │ │ │ │ + bne 52020 │ │ │ │ add sp, sp, #8 │ │ │ │ - pop {r4, pc} │ │ │ │ - ldr r2, [pc, #428] @ 504f0 │ │ │ │ - ldr r3, [pc, #408] @ 504e0 │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r2, [pc, #436] @ 52040 │ │ │ │ + ldr r3, [pc, #416] @ 52030 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 504d0 │ │ │ │ + bne 52020 │ │ │ │ bic r0, r0, #32 │ │ │ │ add sp, sp, #8 │ │ │ │ - pop {r4, lr} │ │ │ │ - b 50514 │ │ │ │ - ldr r4, [pc, #380] @ 504f4 │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + add sp, sp, #8 │ │ │ │ + b 52064 │ │ │ │ + ldr r4, [pc, #380] @ 52044 │ │ │ │ movw r0, #33987 @ 0x84c3 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, #156] @ 0x9c │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4, #304] @ 0x130 │ │ │ │ movw r0, #3553 @ 0xde1 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4, #156] @ 0x9c │ │ │ │ movw r0, #33984 @ 0x84c0 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4, #304] @ 0x130 │ │ │ │ movw r0, #3042 @ 0xbe2 │ │ │ │ blx r3 │ │ │ │ - ldr r2, [pc, #328] @ 504f8 │ │ │ │ - ldr r3, [pc, #300] @ 504e0 │ │ │ │ + ldr r2, [pc, #328] @ 52048 │ │ │ │ + ldr r3, [pc, #300] @ 52030 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 504d0 │ │ │ │ + bne 52020 │ │ │ │ + ldr r3, [r4, #320] @ 0x140 │ │ │ │ movw r1, #770 @ 0x302 │ │ │ │ movw r0, #771 @ 0x303 │ │ │ │ - ldr r3, [r4, #320] @ 0x140 │ │ │ │ add sp, sp, #8 │ │ │ │ - pop {r4, lr} │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + add sp, sp, #8 │ │ │ │ bx r3 │ │ │ │ - ldr r2, [pc, #272] @ 504fc │ │ │ │ - ldr r3, [pc, #240] @ 504e0 │ │ │ │ + ldr r2, [pc, #264] @ 5204c │ │ │ │ + ldr r3, [pc, #232] @ 52030 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 504d0 │ │ │ │ - ldr r1, [pc, #240] @ 50500 │ │ │ │ + bne 52020 │ │ │ │ + ldr ip, [pc, #232] @ 52050 │ │ │ │ mov r3, #0 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [r1, #316] @ 0x13c │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r3 │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr lr, [ip, #316] @ 0x13c │ │ │ │ mov ip, lr │ │ │ │ add sp, sp, #8 │ │ │ │ - pop {r4, lr} │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + add sp, sp, #8 │ │ │ │ bx ip │ │ │ │ - ldr r2, [pc, #200] @ 50504 │ │ │ │ - ldr r3, [pc, #160] @ 504e0 │ │ │ │ + ldr r2, [pc, #184] @ 52054 │ │ │ │ + ldr r3, [pc, #144] @ 52030 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 504d0 │ │ │ │ - ldr r1, [pc, #168] @ 50508 │ │ │ │ + bne 52020 │ │ │ │ + ldr ip, [pc, #152] @ 52058 │ │ │ │ mov r3, #0 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [r1, #316] @ 0x13c │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r2 │ │ │ │ - mov ip, lr │ │ │ │ - add sp, sp, #8 │ │ │ │ - pop {r4, lr} │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #128] @ 5050c │ │ │ │ + add ip, pc, ip │ │ │ │ + b 51f78 │ │ │ │ + ldr r3, [pc, #128] @ 5205c │ │ │ │ mov r1, sp │ │ │ │ + movw r0, #3073 @ 0xc01 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #252] @ 0xfc │ │ │ │ - movw r0, #3073 @ 0xc01 │ │ │ │ blx r3 │ │ │ │ - ldr r3, [pc, #108] @ 50510 │ │ │ │ ldr r1, [sp] │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r3, [pc, #104] @ 52060 │ │ │ │ sub r2, r1, #1024 @ 0x400 │ │ │ │ + add r3, pc, r3 │ │ │ │ cmp r2, #5 │ │ │ │ - bhi 504d4 │ │ │ │ + bhi 52024 │ │ │ │ ldrsb r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop {0} │ │ │ │ movw r3, #1025 @ 0x401 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp] │ │ │ │ - b 50300 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ + b 51e40 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ mov r0, r1 │ │ │ │ - b 50300 │ │ │ │ - eoreq lr, lr, ip │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - andseq sl, fp, sl, lsr #14 │ │ │ │ - eoreq sl, pc, r8, lsr #14 │ │ │ │ - eoreq sp, lr, r8, lsr #31 │ │ │ │ - eoreq sp, lr, ip, ror pc │ │ │ │ - strhteq sl, [pc], -r4 │ │ │ │ - eoreq sp, lr, r0, lsl pc │ │ │ │ - ldrdeq sp, [lr], -r4 @ │ │ │ │ - eoreq sl, pc, ip, lsl r6 @ │ │ │ │ - eoreq sp, lr, r4, lsl #29 │ │ │ │ - eoreq sl, pc, ip, asr #11 │ │ │ │ - eoreq sl, pc, r0, lsr #11 │ │ │ │ - andseq sl, fp, r6, ror #10 │ │ │ │ + b 51e40 │ │ │ │ + ldrsbteq ip, [r0], -r4 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + andseq sl, ip, sl, lsr lr │ │ │ │ + eorseq r8, r1, r8, ror #23 │ │ │ │ + eorseq ip, r0, r8, ror r4 │ │ │ │ + eorseq ip, r0, r4, asr #8 │ │ │ │ + eorseq r8, r1, r4, ror #22 │ │ │ │ + ldrsbteq ip, [r0], -r0 │ │ │ │ + eorseq ip, r0, ip, lsl #7 │ │ │ │ + ldrhteq r8, [r1], -r8 │ │ │ │ + eorseq ip, r0, r4, lsr r3 │ │ │ │ + eorseq r8, r1, r0, ror #20 │ │ │ │ + eorseq r8, r1, ip, asr #20 │ │ │ │ + andseq sl, ip, r2, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r2, [pc, #552] @ 50754 │ │ │ │ - ldr r3, [pc, #552] @ 50758 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ + ldr r2, [pc, #568] @ 522b8 │ │ │ │ sub sp, sp, #8 │ │ │ │ tst r0, #32 │ │ │ │ + ldr r3, [pc, #560] @ 522bc │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bne 505b4 │ │ │ │ - ldr r3, [pc, #520] @ 5075c │ │ │ │ + bne 52110 │ │ │ │ + ldr r3, [pc, #536] @ 522c0 │ │ │ │ sub r0, r0, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r0, #3 │ │ │ │ - bhi 50588 │ │ │ │ + bhi 520dc │ │ │ │ ldrb r0, [r3, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ nop {0} │ │ │ │ movw r3, #1026 @ 0x402 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r3, [pc, #480] @ 50760 │ │ │ │ + ldr r3, [pc, #496] @ 522c4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #200] @ 0xc8 │ │ │ │ blx r3 │ │ │ │ - ldr r2, [pc, #468] @ 50764 │ │ │ │ - ldr r3, [pc, #452] @ 50758 │ │ │ │ + ldr r2, [pc, #484] @ 522c8 │ │ │ │ + ldr r3, [pc, #468] @ 522bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 50748 │ │ │ │ + bne 522ac │ │ │ │ add sp, sp, #8 │ │ │ │ - pop {r4, pc} │ │ │ │ - ldr r2, [pc, #428] @ 50768 │ │ │ │ - ldr r3, [pc, #408] @ 50758 │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r2, [pc, #436] @ 522cc │ │ │ │ + ldr r3, [pc, #416] @ 522bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 50748 │ │ │ │ + bne 522ac │ │ │ │ bic r0, r0, #32 │ │ │ │ add sp, sp, #8 │ │ │ │ - pop {r4, lr} │ │ │ │ - b 5029c │ │ │ │ - ldr r4, [pc, #380] @ 5076c │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + add sp, sp, #8 │ │ │ │ + b 51dd8 │ │ │ │ + ldr r4, [pc, #380] @ 522d0 │ │ │ │ movw r0, #33987 @ 0x84c3 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, #156] @ 0x9c │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4, #304] @ 0x130 │ │ │ │ movw r0, #3553 @ 0xde1 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4, #156] @ 0x9c │ │ │ │ movw r0, #33984 @ 0x84c0 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4, #304] @ 0x130 │ │ │ │ movw r0, #3042 @ 0xbe2 │ │ │ │ blx r3 │ │ │ │ - ldr r2, [pc, #328] @ 50770 │ │ │ │ - ldr r3, [pc, #300] @ 50758 │ │ │ │ + ldr r2, [pc, #328] @ 522d4 │ │ │ │ + ldr r3, [pc, #300] @ 522bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 50748 │ │ │ │ + bne 522ac │ │ │ │ + ldr r3, [r4, #320] @ 0x140 │ │ │ │ movw r1, #771 @ 0x303 │ │ │ │ movw r0, #770 @ 0x302 │ │ │ │ - ldr r3, [r4, #320] @ 0x140 │ │ │ │ add sp, sp, #8 │ │ │ │ - pop {r4, lr} │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + add sp, sp, #8 │ │ │ │ bx r3 │ │ │ │ - ldr r2, [pc, #272] @ 50774 │ │ │ │ - ldr r3, [pc, #240] @ 50758 │ │ │ │ + ldr r2, [pc, #264] @ 522d8 │ │ │ │ + ldr r3, [pc, #232] @ 522bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 50748 │ │ │ │ - ldr r2, [pc, #240] @ 50778 │ │ │ │ + bne 522ac │ │ │ │ + ldr ip, [pc, #232] @ 522dc │ │ │ │ mov r3, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [r2, #316] @ 0x13c │ │ │ │ - mov r1, r3 │ │ │ │ - mov r2, r3 │ │ │ │ mov r0, #1 │ │ │ │ + mov r2, r3 │ │ │ │ + mov r1, r3 │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr lr, [ip, #316] @ 0x13c │ │ │ │ mov ip, lr │ │ │ │ add sp, sp, #8 │ │ │ │ - pop {r4, lr} │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + add sp, sp, #8 │ │ │ │ bx ip │ │ │ │ - ldr r2, [pc, #200] @ 5077c │ │ │ │ - ldr r3, [pc, #160] @ 50758 │ │ │ │ + ldr r2, [pc, #184] @ 522e0 │ │ │ │ + ldr r3, [pc, #144] @ 522bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 50748 │ │ │ │ - ldr r2, [pc, #168] @ 50780 │ │ │ │ + bne 522ac │ │ │ │ + ldr ip, [pc, #152] @ 522e4 │ │ │ │ mov r3, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [r2, #316] @ 0x13c │ │ │ │ mov r1, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r3 │ │ │ │ - mov ip, lr │ │ │ │ - add sp, sp, #8 │ │ │ │ - pop {r4, lr} │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #128] @ 50784 │ │ │ │ + add ip, pc, ip │ │ │ │ + b 52204 │ │ │ │ + ldr r3, [pc, #128] @ 522e8 │ │ │ │ mov r1, sp │ │ │ │ + movw r0, #3073 @ 0xc01 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #252] @ 0xfc │ │ │ │ - movw r0, #3073 @ 0xc01 │ │ │ │ blx r3 │ │ │ │ - ldr r3, [pc, #108] @ 50788 │ │ │ │ ldr r1, [sp] │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r3, [pc, #104] @ 522ec │ │ │ │ sub r2, r1, #1024 @ 0x400 │ │ │ │ + add r3, pc, r3 │ │ │ │ cmp r2, #5 │ │ │ │ - bhi 5074c │ │ │ │ + bhi 522b0 │ │ │ │ ldrsb r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop {0} │ │ │ │ mov r3, #1024 @ 0x400 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp] │ │ │ │ - b 50578 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ + b 520cc │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ mov r0, r1 │ │ │ │ - b 50578 │ │ │ │ - mlaeq lr, r4, sp, sp │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - @ instruction: 0x001ba4bc │ │ │ │ - strhteq sl, [pc], -r0 │ │ │ │ - eoreq sp, lr, r0, lsr sp │ │ │ │ - eoreq sp, lr, r4, lsl #26 │ │ │ │ - eoreq sl, pc, ip, lsr r4 @ │ │ │ │ - mlaeq lr, r8, ip, sp │ │ │ │ - eoreq sp, lr, ip, asr ip │ │ │ │ - eoreq sl, pc, r4, lsr #7 │ │ │ │ - eoreq sp, lr, ip, lsl #24 │ │ │ │ - eoreq sl, pc, r4, asr r3 @ │ │ │ │ - eoreq sl, pc, r8, lsr #6 │ │ │ │ - @ instruction: 0x001ba2f8 │ │ │ │ + b 520cc │ │ │ │ + eorseq ip, r0, r8, asr #4 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + @ instruction: 0x001cabb8 │ │ │ │ + eorseq r8, r1, ip, asr r9 │ │ │ │ + eorseq ip, r0, ip, ror #3 │ │ │ │ + ldrhteq ip, [r0], -r8 │ │ │ │ + ldrsbteq r8, [r1], -r8 │ │ │ │ + eorseq ip, r0, r4, asr #2 │ │ │ │ + eorseq ip, r0, r0, lsl #2 │ │ │ │ + eorseq r8, r1, ip, lsr #16 │ │ │ │ + eorseq ip, r0, r8, lsr #1 │ │ │ │ + ldrsbteq r8, [r1], -r4 │ │ │ │ + eorseq r8, r1, r0, asr #15 │ │ │ │ + andseq sl, ip, r0, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r1, [pc, #440] @ 5095c │ │ │ │ - ldr r2, [pc, #440] @ 50960 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [pc, #436] @ 50964 │ │ │ │ - ldr r2, [r1, r2] │ │ │ │ + ldr r1, [pc, #464] @ 524dc │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #3 │ │ │ │ + ldr r2, [pc, #456] @ 524e0 │ │ │ │ + ldr r3, [pc, #456] @ 524e4 │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r1, r2] │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ - add r3, pc, r3 │ │ │ │ - beq 508e0 │ │ │ │ - bgt 5082c │ │ │ │ + beq 52460 │ │ │ │ + bgt 5239c │ │ │ │ sub r0, r0, #1 │ │ │ │ cmp r0, #1 │ │ │ │ - bhi 508b4 │ │ │ │ - ldr r2, [pc, #388] @ 50968 │ │ │ │ - ldr r3, [pc, #376] @ 50960 │ │ │ │ + bhi 5242c │ │ │ │ + ldr r2, [pc, #412] @ 524e8 │ │ │ │ + ldr r3, [pc, #400] @ 524e0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 50950 │ │ │ │ - ldr r2, [pc, #356] @ 5096c │ │ │ │ + bne 524d0 │ │ │ │ + ldr ip, [pc, #380] @ 524ec │ │ │ │ mov r3, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [r2, #316] @ 0x13c │ │ │ │ - mov r1, r3 │ │ │ │ mov r2, r3 │ │ │ │ + mov r1, r3 │ │ │ │ mov r0, r3 │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr lr, [ip, #316] @ 0x13c │ │ │ │ mov ip, lr │ │ │ │ add sp, sp, #8 │ │ │ │ - pop {r4, lr} │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + add sp, sp, #8 │ │ │ │ bx ip │ │ │ │ cmp r0, #4 │ │ │ │ - bne 508b4 │ │ │ │ - ldr r4, [pc, #308] @ 50970 │ │ │ │ + bne 5242c │ │ │ │ + ldr r4, [pc, #324] @ 524f0 │ │ │ │ movw r0, #33987 @ 0x84c3 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, #156] @ 0x9c │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4, #308] @ 0x134 │ │ │ │ movw r0, #3553 @ 0xde1 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4, #156] @ 0x9c │ │ │ │ movw r0, #33984 @ 0x84c0 │ │ │ │ blx r3 │ │ │ │ - ldr r2, [pc, #268] @ 50974 │ │ │ │ - ldr r3, [pc, #244] @ 50960 │ │ │ │ + ldr r2, [pc, #284] @ 524f4 │ │ │ │ + ldr r3, [pc, #260] @ 524e0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 50950 │ │ │ │ - movw r0, #3042 @ 0xbe2 │ │ │ │ + bne 524d0 │ │ │ │ ldr r3, [r4, #308] @ 0x134 │ │ │ │ + movw r0, #3042 @ 0xbe2 │ │ │ │ + add sp, sp, #8 │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ add sp, sp, #8 │ │ │ │ - pop {r4, lr} │ │ │ │ bx r3 │ │ │ │ movw r3, #1029 @ 0x405 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r3, [pc, #204] @ 50978 │ │ │ │ + ldr r3, [pc, #212] @ 524f8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #200] @ 0xc8 │ │ │ │ blx r3 │ │ │ │ - ldr r2, [pc, #192] @ 5097c │ │ │ │ - ldr r3, [pc, #160] @ 50960 │ │ │ │ + ldr r2, [pc, #200] @ 524fc │ │ │ │ + ldr r3, [pc, #168] @ 524e0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 50950 │ │ │ │ + bne 524d0 │ │ │ │ add sp, sp, #8 │ │ │ │ - pop {r4, pc} │ │ │ │ - ldr r2, [pc, #152] @ 50980 │ │ │ │ - ldr r4, [pc, #152] @ 50984 │ │ │ │ - ldr r3, [r3, r2] │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r2, [pc, #152] @ 52500 │ │ │ │ movw r1, #1028 @ 0x404 │ │ │ │ - ldr r2, [r3] │ │ │ │ - add r4, pc, r4 │ │ │ │ - cmp r2, #0 │ │ │ │ movw r0, #1029 @ 0x405 │ │ │ │ + ldr r4, [pc, #144] @ 52504 │ │ │ │ + ldr r2, [r3, r2] │ │ │ │ + add r4, pc, r4 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ + ldr r2, [r2] │ │ │ │ + cmp r2, #0 │ │ │ │ moveq r0, r1 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4, #252] @ 0xfc │ │ │ │ mov r1, sp │ │ │ │ movw r0, #3073 @ 0xc01 │ │ │ │ blx r3 │ │ │ │ - ldr r3, [pc, #100] @ 50988 │ │ │ │ ldr r1, [sp] │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r3, [pc, #96] @ 52508 │ │ │ │ sub r2, r1, #1024 @ 0x400 │ │ │ │ + add r3, pc, r3 │ │ │ │ cmp r2, #5 │ │ │ │ - bhi 50954 │ │ │ │ + bhi 524d4 │ │ │ │ ldrsb r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop {0} │ │ │ │ movw r3, #1028 @ 0x404 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp] │ │ │ │ - b 508a4 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ + b 5241c │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ mov r0, r1 │ │ │ │ - b 508a4 │ │ │ │ - eoreq sp, lr, ip, lsl fp │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - strdeq sp, [lr], -ip @ │ │ │ │ - ldrdeq sp, [lr], -ip @ │ │ │ │ - eoreq sl, pc, r4, lsr #4 │ │ │ │ - strdeq sl, [pc], -r0 @ │ │ │ │ - eoreq sp, lr, r8, asr sl │ │ │ │ - eoreq sl, pc, r4, lsl #3 │ │ │ │ - eoreq sp, lr, r4, lsl #20 │ │ │ │ - andeq r1, r0, ip, lsr fp │ │ │ │ - eoreq sl, pc, r8, lsr r1 @ │ │ │ │ - ldrsheq sl, [fp], -r6 │ │ │ │ + b 5241c │ │ │ │ + ldrhteq fp, [r0], -r8 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + ldrhteq fp, [r0], -r0 │ │ │ │ + eorseq fp, r0, r4, lsl #31 │ │ │ │ + ldrhteq r8, [r1], -r0 │ │ │ │ + eorseq r8, r1, r0, lsl #13 │ │ │ │ + ldrshteq fp, [r0], -r8 │ │ │ │ + eorseq r8, r1, ip, lsl #12 │ │ │ │ + mlaseq r0, ip, lr, fp │ │ │ │ + andeq r1, r0, r8, lsr #22 │ │ │ │ + ldrhteq r8, [r1], -r8 │ │ │ │ + andseq sl, ip, r2, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #3904] @ 0xf40 │ │ │ │ cmp r2, #0 │ │ │ │ - ldr r2, [pc, #908] @ 50d34 │ │ │ │ + ldr r2, [pc, #924] @ 528d4 │ │ │ │ mov r9, r3 │ │ │ │ - ldr r3, [pc, #904] @ 50d38 │ │ │ │ sub sp, sp, #156 @ 0x9c │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #916] @ 528d8 │ │ │ │ strd r0, [sp, #8] │ │ │ │ - ldr ip, [pc, #892] @ 50d3c │ │ │ │ + ldr r1, [pc, #912] @ 528dc │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr ip, [sp, #192] @ 0xc0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr lr, [sp, #192] @ 0xc0 │ │ │ │ + add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ mov r3, #0 │ │ │ │ - beq 50c24 │ │ │ │ - mov r3, #1 │ │ │ │ + beq 527c4 │ │ │ │ ubfx r2, r9, #8, #5 │ │ │ │ + mov r3, #1 │ │ │ │ + ubfx r0, r9, #16, #5 │ │ │ │ lsl r2, r3, r2 │ │ │ │ + lsl r3, r3, r0 │ │ │ │ vmov s15, r2 │ │ │ │ - ubfx r2, r9, #16, #5 │ │ │ │ - lsl r3, r3, r2 │ │ │ │ + vmov s14, r3 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ + vcvt.f32.s32 s11, s14 │ │ │ │ vdiv.f32 s12, s4, s15 │ │ │ │ vdiv.f32 s14, s6, s15 │ │ │ │ - vmov s15, r3 │ │ │ │ - vcvt.f32.s32 s11, s15 │ │ │ │ vdiv.f32 s13, s5, s11 │ │ │ │ vdiv.f32 s15, s7, s11 │ │ │ │ - cmp lr, #0 │ │ │ │ - vaddne.f32 s1, s1, s3 │ │ │ │ - vnegne.f32 s3, s3 │ │ │ │ + cmp ip, #0 │ │ │ │ vadd.f32 s15, s13, s15 │ │ │ │ + ldr r3, [pc, #820] @ 528e0 │ │ │ │ vadd.f32 s14, s12, s14 │ │ │ │ + vstr s0, [sp, #20] │ │ │ │ + vaddne.f32 s1, s1, s3 │ │ │ │ + ldr r2, [pc, #808] @ 528e4 │ │ │ │ + vnegne.f32 s3, s3 │ │ │ │ vadd.f32 s2, s0, s2 │ │ │ │ - vadd.f32 s3, s1, s3 │ │ │ │ + ldr r0, [pc, #800] @ 528e8 │ │ │ │ vadd.f32 s7, s5, s7 │ │ │ │ vadd.f32 s6, s4, s6 │ │ │ │ - ldr r3, [pc, #776] @ 50d40 │ │ │ │ - vstr s12, [sp, #84] @ 0x54 │ │ │ │ - vstr s13, [sp, #88] @ 0x58 │ │ │ │ - vstr s12, [sp, #92] @ 0x5c │ │ │ │ - vstr s15, [sp, #96] @ 0x60 │ │ │ │ - vstr s14, [sp, #100] @ 0x64 │ │ │ │ + ldr r6, [pc, #792] @ 528ec │ │ │ │ vstr s13, [sp, #104] @ 0x68 │ │ │ │ - vstr s14, [sp, #108] @ 0x6c │ │ │ │ - vstr s15, [sp, #112] @ 0x70 │ │ │ │ - vstr s0, [sp, #20] │ │ │ │ + vmov.f64 d17, #80 @ 0x3e800000 0.250 │ │ │ │ + vadd.f32 s3, s1, s3 │ │ │ │ vstr s1, [sp, #24] │ │ │ │ vstr s0, [sp, #28] │ │ │ │ + vstr s4, [sp, #52] @ 0x34 │ │ │ │ + vstr s5, [sp, #56] @ 0x38 │ │ │ │ + add r6, pc, r6 │ │ │ │ + vstr s4, [sp, #60] @ 0x3c │ │ │ │ + vstr s5, [sp, #72] @ 0x48 │ │ │ │ vstr s3, [sp, #32] │ │ │ │ vstr s2, [sp, #36] @ 0x24 │ │ │ │ vstr s1, [sp, #40] @ 0x28 │ │ │ │ vstr s2, [sp, #44] @ 0x2c │ │ │ │ vstr s3, [sp, #48] @ 0x30 │ │ │ │ - vstr s4, [sp, #52] @ 0x34 │ │ │ │ - vstr s5, [sp, #56] @ 0x38 │ │ │ │ - vstr s4, [sp, #60] @ 0x3c │ │ │ │ vstr s7, [sp, #64] @ 0x40 │ │ │ │ vstr s6, [sp, #68] @ 0x44 │ │ │ │ - vstr s5, [sp, #72] @ 0x48 │ │ │ │ vstr s6, [sp, #76] @ 0x4c │ │ │ │ vstr s7, [sp, #80] @ 0x50 │ │ │ │ - ldr r3, [ip, r3] │ │ │ │ - vmov.f64 d5, #80 @ 0x3e800000 0.250 │ │ │ │ + vstr s12, [sp, #84] @ 0x54 │ │ │ │ + vstr s13, [sp, #88] @ 0x58 │ │ │ │ + vstr s12, [sp, #92] @ 0x5c │ │ │ │ + vstr s15, [sp, #96] @ 0x60 │ │ │ │ + vstr s14, [sp, #100] @ 0x64 │ │ │ │ + vstr s14, [sp, #108] @ 0x6c │ │ │ │ + vstr s15, [sp, #112] @ 0x70 │ │ │ │ + ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r2, [pc, #668] @ 50d44 │ │ │ │ vmov s15, r3 │ │ │ │ - ldr r1, [pc, #664] @ 50d48 │ │ │ │ - ldr r6, [pc, #664] @ 50d4c │ │ │ │ - vcvt.f64.s32 d7, s15 │ │ │ │ - add r6, pc, r6 │ │ │ │ - vmul.f64 d7, d7, d5 │ │ │ │ - vcvt.f32.f64 s14, d7 │ │ │ │ - vstr s14, [sp, #116] @ 0x74 │ │ │ │ - ldr r2, [ip, r2] │ │ │ │ - vstr s14, [sp, #124] @ 0x7c │ │ │ │ + vcvt.f64.s32 d16, s15 │ │ │ │ + vmul.f64 d16, d16, d17 │ │ │ │ + vcvt.f32.f64 s15, d16 │ │ │ │ + vstr s15, [sp, #116] @ 0x74 │ │ │ │ + ldr r2, [r1, r2] │ │ │ │ + vstr s15, [sp, #124] @ 0x7c │ │ │ │ ldr r2, [r2] │ │ │ │ vmov s15, r2 │ │ │ │ - vcvt.f64.s32 d7, s15 │ │ │ │ - vmul.f64 d7, d7, d5 │ │ │ │ - vcvt.f32.f64 s12, d7 │ │ │ │ - vstr s12, [sp, #120] @ 0x78 │ │ │ │ - ldr r1, [ip, r1] │ │ │ │ - ldr r1, [r1] │ │ │ │ + vcvt.f64.s32 d16, s15 │ │ │ │ + vmul.f64 d16, d16, d17 │ │ │ │ + vcvt.f32.f64 s14, d16 │ │ │ │ + vstr s14, [sp, #120] @ 0x78 │ │ │ │ + ldr r0, [r1, r0] │ │ │ │ + ldr r0, [r0] │ │ │ │ ldr r4, [r6, #196] @ 0xc4 │ │ │ │ - add r2, r2, r1 │ │ │ │ - vmov s14, r2 │ │ │ │ - ldr r2, [pc, #592] @ 50d50 │ │ │ │ + add r2, r2, r0 │ │ │ │ + vmov s15, r2 │ │ │ │ cmp r4, #0 │ │ │ │ - vcvt.f64.s32 d7, s14 │ │ │ │ - vmul.f64 d7, d7, d5 │ │ │ │ - vcvt.f32.f64 s13, d7 │ │ │ │ - vstr s13, [sp, #128] @ 0x80 │ │ │ │ - ldr r2, [ip, r2] │ │ │ │ - vstr s12, [sp, #136] @ 0x88 │ │ │ │ + ldr r2, [pc, #604] @ 528f0 │ │ │ │ + vcvt.f64.s32 d16, s15 │ │ │ │ + vmul.f64 d16, d16, d17 │ │ │ │ + vcvt.f32.f64 s15, d16 │ │ │ │ + vstr s15, [sp, #128] @ 0x80 │ │ │ │ + ldr r2, [r1, r2] │ │ │ │ + vstr s14, [sp, #136] @ 0x88 │ │ │ │ + vstr s15, [sp, #144] @ 0x90 │ │ │ │ ldr r2, [r2] │ │ │ │ - vstr s13, [sp, #144] @ 0x90 │ │ │ │ add r3, r3, r2 │ │ │ │ - vmov s14, r3 │ │ │ │ - vcvt.f64.s32 d7, s14 │ │ │ │ - vmul.f64 d7, d7, d5 │ │ │ │ - vcvt.f32.f64 s14, d7 │ │ │ │ - vstr s14, [sp, #132] @ 0x84 │ │ │ │ - vstr s14, [sp, #140] @ 0x8c │ │ │ │ - beq 50c58 │ │ │ │ - ldr fp, [pc, #524] @ 50d54 │ │ │ │ + vmov s15, r3 │ │ │ │ + vcvt.f64.s32 d16, s15 │ │ │ │ + vmul.f64 d16, d16, d17 │ │ │ │ + vcvt.f32.f64 s15, d16 │ │ │ │ + vstr s15, [sp, #132] @ 0x84 │ │ │ │ + vstr s15, [sp, #140] @ 0x8c │ │ │ │ + beq 527f8 │ │ │ │ + ldr fp, [pc, #540] @ 528f4 │ │ │ │ mov r0, #5 │ │ │ │ add r5, sp, #84 @ 0x54 │ │ │ │ blx r4 │ │ │ │ - add fp, pc, fp │ │ │ │ - add r4, sp, #52 @ 0x34 │ │ │ │ add r8, sp, #20 │ │ │ │ + add r4, sp, #52 @ 0x34 │ │ │ │ add r7, sp, #116 @ 0x74 │ │ │ │ mov sl, r5 │ │ │ │ - vldr s1, [r4, #4] │ │ │ │ + add fp, pc, fp │ │ │ │ vldr s0, [r4] │ │ │ │ + vldr s1, [r4, #4] │ │ │ │ ldr r3, [r6, #336] @ 0x150 │ │ │ │ blx r3 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 50ba4 │ │ │ │ - vldr s1, [r5, #4] │ │ │ │ + beq 52734 │ │ │ │ vldr s0, [r5] │ │ │ │ - ldr r3, [r6, #280] @ 0x118 │ │ │ │ movw r0, #33985 @ 0x84c1 │ │ │ │ - blx r3 │ │ │ │ vldr s1, [r5, #4] │ │ │ │ - vldr s0, [r5] │ │ │ │ ldr r3, [r6, #280] @ 0x118 │ │ │ │ + blx r3 │ │ │ │ + vldr s0, [r5] │ │ │ │ movw r0, #33986 @ 0x84c2 │ │ │ │ + vldr s1, [r5, #4] │ │ │ │ + ldr r3, [r6, #280] @ 0x118 │ │ │ │ blx r3 │ │ │ │ ldr r3, [sp, #196] @ 0xc4 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 50bc4 │ │ │ │ - vldr s1, [r7, #4] │ │ │ │ + beq 52754 │ │ │ │ vldr s0, [r7] │ │ │ │ - ldr r3, [fp, #280] @ 0x118 │ │ │ │ movw r0, #33987 @ 0x84c3 │ │ │ │ + vldr s1, [r7, #4] │ │ │ │ + ldr r3, [fp, #280] @ 0x118 │ │ │ │ blx r3 │ │ │ │ - mov r2, r8 │ │ │ │ - vldr s1, [r8, #4] │ │ │ │ - vldr s0, [r2] │ │ │ │ - ldr r3, [r6, #340] @ 0x154 │ │ │ │ + vldr s0, [r8] │ │ │ │ add r4, r4, #8 │ │ │ │ - blx r3 │ │ │ │ - cmp sl, r4 │ │ │ │ - add r8, r8, #8 │ │ │ │ add r7, r7, #8 │ │ │ │ add r5, r5, #8 │ │ │ │ - bne 50b64 │ │ │ │ + add r8, r8, #8 │ │ │ │ + vldr s1, [r8, #-4] │ │ │ │ + ldr r3, [r6, #340] @ 0x154 │ │ │ │ + blx r3 │ │ │ │ + cmp sl, r4 │ │ │ │ + bne 526f4 │ │ │ │ ldr r3, [r6, #344] @ 0x158 │ │ │ │ blx r3 │ │ │ │ - ldr r2, [pc, #344] @ 50d58 │ │ │ │ - ldr r3, [pc, #308] @ 50d38 │ │ │ │ + ldr r2, [pc, #364] @ 528f8 │ │ │ │ + ldr r3, [pc, #328] @ 528d8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 50d30 │ │ │ │ + bne 528d0 │ │ │ │ add sp, sp, #156 @ 0x9c │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ vldr s15, [sp, #8] │ │ │ │ vcvt.f32.s32 s14, s15 │ │ │ │ vldr s15, [sp, #12] │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vdiv.f32 s4, s4, s14 │ │ │ │ vdiv.f32 s5, s5, s15 │ │ │ │ - vdiv.f32 s6, s6, s14 │ │ │ │ - vdiv.f32 s7, s7, s15 │ │ │ │ vmov.f32 s12, s4 │ │ │ │ + vdiv.f32 s6, s6, s14 │ │ │ │ vmov.f32 s13, s5 │ │ │ │ + vdiv.f32 s7, s7, s15 │ │ │ │ vmov.f32 s14, s6 │ │ │ │ vmov.f32 s15, s7 │ │ │ │ - b 50a0c │ │ │ │ + b 5259c │ │ │ │ add r2, sp, #20 │ │ │ │ ldr r5, [r6, #324] @ 0x144 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ - str r2, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ + str r2, [sp, #4] │ │ │ │ movw r2, #5126 @ 0x1406 │ │ │ │ blx r5 │ │ │ │ ldr r3, [r6, #328] @ 0x148 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ - str r3, [sp, #4] │ │ │ │ movw r2, #5126 @ 0x1406 │ │ │ │ - mov r1, #2 │ │ │ │ - mov r3, r4 │ │ │ │ str r4, [sp] │ │ │ │ + mov r1, #2 │ │ │ │ mov r0, #1 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov r3, r4 │ │ │ │ ldr r5, [r6, #324] @ 0x144 │ │ │ │ blx r5 │ │ │ │ ldr r3, [r6, #328] @ 0x148 │ │ │ │ mov r0, #1 │ │ │ │ blx r3 │ │ │ │ - mov r1, #2 │ │ │ │ add r3, sp, #84 @ 0x54 │ │ │ │ + mov r1, #2 │ │ │ │ + str r4, [sp] │ │ │ │ mov r0, r1 │ │ │ │ - str r3, [sp, #4] │ │ │ │ movw r2, #5126 @ 0x1406 │ │ │ │ + str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ - str r4, [sp] │ │ │ │ ldr r5, [r6, #324] @ 0x144 │ │ │ │ blx r5 │ │ │ │ ldr r3, [r6, #328] @ 0x148 │ │ │ │ mov r0, #2 │ │ │ │ blx r3 │ │ │ │ add r3, sp, #116 @ 0x74 │ │ │ │ - str r3, [sp, #4] │ │ │ │ movw r2, #5126 @ 0x1406 │ │ │ │ - mov r1, #2 │ │ │ │ - mov r3, r4 │ │ │ │ str r4, [sp] │ │ │ │ + mov r1, #2 │ │ │ │ mov r0, #3 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov r3, r4 │ │ │ │ ldr r5, [r6, #324] @ 0x144 │ │ │ │ blx r5 │ │ │ │ ldr r3, [r6, #328] @ 0x148 │ │ │ │ mov r0, #3 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r6, #332] @ 0x14c │ │ │ │ mov r2, #4 │ │ │ │ mov r0, #5 │ │ │ │ mov r1, r4 │ │ │ │ blx r3 │ │ │ │ - b 50bf8 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq sp, lr, r0, lsl r9 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq sp, lr, r0, lsl #18 │ │ │ │ - andeq r1, r0, r4, asr r8 │ │ │ │ - andeq r1, r0, r4, asr #22 │ │ │ │ - andeq r1, r0, r4, ror #19 │ │ │ │ - eoreq r9, pc, r8, ror pc @ │ │ │ │ - andeq r1, r0, r4, lsl #22 │ │ │ │ - ldrdeq r9, [pc], -ip @ │ │ │ │ - eoreq sp, lr, r0, asr #13 │ │ │ │ + b 52784 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eorseq fp, r0, r8, lsl #27 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq fp, r0, ip, ror sp │ │ │ │ + andeq r1, r0, r0, asr #16 │ │ │ │ + andeq r1, r0, r0, lsr fp │ │ │ │ + ldrdeq r1, [r0], -r0 │ │ │ │ + eorseq r8, r1, r0, asr #8 │ │ │ │ + strdeq r1, [r0], -r0 │ │ │ │ + eorseq r8, r1, ip, lsr r3 │ │ │ │ + eorseq fp, r0, r4, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ - str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r5, [pc, #508] @ 50f70 │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ + str r0, [ip, #4072] @ 0xfe8 │ │ │ │ + ldr r5, [pc, #560] @ 52b50 │ │ │ │ cmn r1, #1 │ │ │ │ - add r5, pc, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bne 50e60 │ │ │ │ + add r5, pc, r5 │ │ │ │ + bne 52a24 │ │ │ │ mov r1, #0 │ │ │ │ - bl 50d5c │ │ │ │ + bl 528fc │ │ │ │ cmp r0, #0 │ │ │ │ - popne {r4, r5, r6, pc} │ │ │ │ + bne 52aa4 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 50d5c │ │ │ │ + bl 528fc │ │ │ │ cmp r0, #0 │ │ │ │ - popne {r4, r5, r6, pc} │ │ │ │ + bne 52aa4 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 50d5c │ │ │ │ + bl 528fc │ │ │ │ cmp r0, #0 │ │ │ │ - popne {r4, r5, r6, pc} │ │ │ │ + bne 52aa4 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 50d5c │ │ │ │ + bl 528fc │ │ │ │ cmp r0, #0 │ │ │ │ - popne {r4, r5, r6, pc} │ │ │ │ + bne 52aa4 │ │ │ │ mov r1, #5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 50d5c │ │ │ │ + bl 528fc │ │ │ │ cmp r0, #0 │ │ │ │ - popne {r4, r5, r6, pc} │ │ │ │ - mov r1, r0 │ │ │ │ - mov r2, #40 @ 0x28 │ │ │ │ - add r0, r4, #4 │ │ │ │ - bl 24368 │ │ │ │ - mov r3, #3 │ │ │ │ - str r3, [r4] │ │ │ │ - ldr r1, [pc, #372] @ 50f74 │ │ │ │ - ldr r3, [pc, #372] @ 50f78 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r4, #12] │ │ │ │ - ldr r1, [pc, #364] @ 50f7c │ │ │ │ + bne 52aa4 │ │ │ │ + vmov.i32 q8, #0 @ 0x00000000 │ │ │ │ + add r3, r4, #20 │ │ │ │ + add r2, r4, #4 │ │ │ │ + mov r1, #3 │ │ │ │ + vst1.8 {d16-d17}, [r2] │ │ │ │ + vst1.8 {d16-d17}, [r3] │ │ │ │ + add r3, r4, #36 @ 0x24 │ │ │ │ + vst1.8 {d16}, [r3] │ │ │ │ + str r1, [r4] │ │ │ │ + ldr r2, [pc, #412] @ 52b54 │ │ │ │ + ldr r3, [pc, #412] @ 52b58 │ │ │ │ + ldr r1, [pc, #412] @ 52b5c │ │ │ │ + add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #360] @ 50f80 │ │ │ │ - str r3, [r4, #16] │ │ │ │ + strd r2, [r4, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r3, [pc, #352] @ 50f84 │ │ │ │ + ldr r2, [pc, #396] @ 52b60 │ │ │ │ str r1, [r4, #20] │ │ │ │ - ldr r1, [pc, #348] @ 50f88 │ │ │ │ + ldr r3, [pc, #392] @ 52b64 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [r4, #24] │ │ │ │ - ldr r2, [pc, #340] @ 50f8c │ │ │ │ - ldr r3, [r5, r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r4, #28] │ │ │ │ - ldr r3, [pc, #328] @ 50f90 │ │ │ │ - str r1, [r4, #32] │ │ │ │ + ldr r1, [r5, r3] │ │ │ │ + ldr r3, [pc, #380] @ 52b68 │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #376] @ 52b6c │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + ldr lr, [sp, #20] │ │ │ │ + str r1, [r4, #28] │ │ │ │ + str r3, [r4, #32] │ │ │ │ ldr r2, [r5, r2] │ │ │ │ + ldr r3, [pc, #352] @ 52b70 │ │ │ │ str r2, [r4, #36] @ 0x24 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - b 5a2bc │ │ │ │ - mov r6, r1 │ │ │ │ - mov r2, #40 @ 0x28 │ │ │ │ - mov r1, #0 │ │ │ │ - add r0, r0, #4 │ │ │ │ - bl 24368 │ │ │ │ - ldr r2, [pc, #280] @ 50f94 │ │ │ │ - ldr r3, [pc, #280] @ 50f98 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r3, pc, r3 │ │ │ │ - strd r2, [r4, #12] │ │ │ │ - ldr r3, [pc, #268] @ 50f9c │ │ │ │ - ldr r1, [pc, #268] @ 50fa0 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #264] @ 50fa4 │ │ │ │ - str r3, [r4, #32] │ │ │ │ - ldr r3, [pc, #260] @ 50fa8 │ │ │ │ - add r1, pc, r1 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #24 │ │ │ │ + b 5c5dc │ │ │ │ + vmov.i32 q8, #0 @ 0x00000000 │ │ │ │ + add r3, r0, #4 │ │ │ │ + add r7, r0, #20 │ │ │ │ + ldr r6, [pc, #316] @ 52b74 │ │ │ │ + cmp r1, #2 │ │ │ │ + ldr lr, [pc, #312] @ 52b78 │ │ │ │ + vst1.8 {d16-d17}, [r3] │ │ │ │ + ldr ip, [pc, #308] @ 52b7c │ │ │ │ + add r6, pc, r6 │ │ │ │ + vst1.8 {d16-d17}, [r7] │ │ │ │ + add r7, r4, #36 @ 0x24 │ │ │ │ + ldr r0, [pc, #296] @ 52b80 │ │ │ │ + add lr, pc, lr │ │ │ │ + vst1.8 {d16}, [r7] │ │ │ │ + ldr r2, [pc, #288] @ 52b84 │ │ │ │ + add ip, pc, ip │ │ │ │ + str r1, [r4] │ │ │ │ + ldr r3, [pc, #280] @ 52b88 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r6, [r4, #12] │ │ │ │ + str lr, [r4, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ + str ip, [r4, #20] │ │ │ │ + str r0, [r4, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ - cmp r6, #2 │ │ │ │ - str r1, [r4, #20] │ │ │ │ - str r2, [r4, #24] │ │ │ │ - str r3, [r4, #36] @ 0x24 │ │ │ │ - str r6, [r4] │ │ │ │ - beq 50f24 │ │ │ │ - cmp r6, #3 │ │ │ │ - beq 50df8 │ │ │ │ - cmp r6, #1 │ │ │ │ - beq 50edc │ │ │ │ + strd r2, [r4, #32] │ │ │ │ + beq 52af8 │ │ │ │ + cmp r1, #3 │ │ │ │ + beq 529b0 │ │ │ │ + cmp r1, #1 │ │ │ │ + beq 52ab8 │ │ │ │ mov r0, #0 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - ldr r1, [pc, #200] @ 50fac │ │ │ │ - ldr r3, [pc, #200] @ 50fb0 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r4, #12] │ │ │ │ - ldr r1, [pc, #192] @ 50fb4 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r2, [pc, #204] @ 52b8c │ │ │ │ + ldr r3, [pc, #204] @ 52b90 │ │ │ │ + ldr r1, [pc, #204] @ 52b94 │ │ │ │ + add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ + strd r2, [r4, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #128] @ 50f80 │ │ │ │ - str r3, [r4, #16] │ │ │ │ + ldr r2, [pc, #132] @ 52b60 │ │ │ │ str r1, [r4, #20] │ │ │ │ - ldr r3, [pc, #120] @ 50f84 │ │ │ │ - ldr r1, [pc, #168] @ 50fb8 │ │ │ │ + ldr r3, [pc, #128] @ 52b64 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [r4, #24] │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #108] @ 50f8c │ │ │ │ - ldr r3, [r5, r3] │ │ │ │ - b 50e3c │ │ │ │ + ldr r1, [r5, r3] │ │ │ │ + ldr r3, [pc, #164] @ 52b98 │ │ │ │ + add r3, pc, r3 │ │ │ │ + b 529ec │ │ │ │ mov r0, #32 │ │ │ │ - bl 236a8 │ │ │ │ - ldr r2, [pc, #136] @ 50fbc │ │ │ │ - ldr r1, [pc, #136] @ 50fc0 │ │ │ │ + bl 235ec │ │ │ │ + ldr r2, [pc, #148] @ 52b9c │ │ │ │ + ldr r3, [pc, #148] @ 52ba0 │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r4, #16] │ │ │ │ - ldr r0, [pc, #128] @ 50fc4 │ │ │ │ - ldr r2, [pc, #128] @ 50fc8 │ │ │ │ - ldr r3, [pc, #128] @ 50fcc │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [sp, #20] │ │ │ │ + strd r2, [r4, #12] │ │ │ │ + ldr r1, [pc, #124] @ 52ba4 │ │ │ │ + ldr r2, [pc, #124] @ 52ba8 │ │ │ │ + ldr r3, [pc, #124] @ 52bac │ │ │ │ add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r0, [r4, #20] │ │ │ │ - str r1, [r4, #12] │ │ │ │ + str r1, [r4, #20] │ │ │ │ str r2, [r4, #32] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - b 565b8 │ │ │ │ - eoreq sp, lr, ip, asr #10 │ │ │ │ - @ instruction: 0xffffbf90 │ │ │ │ - @ instruction: 0xffffb0b4 │ │ │ │ - @ instruction: 0xffffb090 │ │ │ │ - andeq r1, r0, r4, ror #11 │ │ │ │ - andeq r1, r0, r8, lsr r7 │ │ │ │ - @ instruction: 0xffffb4cc │ │ │ │ - andeq r1, r0, r8, lsr ip │ │ │ │ - ldrdeq r1, [r0], -r8 │ │ │ │ - @ instruction: 0xffffb3e0 │ │ │ │ - @ instruction: 0xffffa7a4 │ │ │ │ - @ instruction: 0xffffa798 │ │ │ │ - @ instruction: 0xffffbe4c │ │ │ │ - @ instruction: 0xffffb53c │ │ │ │ - @ instruction: 0xffffa788 │ │ │ │ - @ instruction: 0xffffc498 │ │ │ │ - @ instruction: 0xffffb464 │ │ │ │ - @ instruction: 0xffffb430 │ │ │ │ - @ instruction: 0xffffb3f0 │ │ │ │ - @ instruction: 0xffffa6e4 │ │ │ │ - @ instruction: 0xffffb350 │ │ │ │ - @ instruction: 0xffffb348 │ │ │ │ - @ instruction: 0xffffb8ec │ │ │ │ - andeq r1, r0, r0, lsr #20 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #24 │ │ │ │ + b 584ec │ │ │ │ + eorseq fp, r0, ip, lsr #19 │ │ │ │ + @ instruction: 0xffffbd00 │ │ │ │ + @ instruction: 0xffffaca0 │ │ │ │ + @ instruction: 0xffffac80 │ │ │ │ + ldrdeq r1, [r0], -r0 │ │ │ │ + andeq r1, r0, r4, lsr #14 │ │ │ │ + @ instruction: 0xffffb118 │ │ │ │ + andeq r1, r0, r4, lsr #24 │ │ │ │ + andeq r1, r0, r4, asr #23 │ │ │ │ + @ instruction: 0xffffaffc │ │ │ │ + @ instruction: 0xffffa338 │ │ │ │ + @ instruction: 0xffffbb94 │ │ │ │ + @ instruction: 0xffffb184 │ │ │ │ + @ instruction: 0xffffa318 │ │ │ │ + @ instruction: 0xffffa314 │ │ │ │ + @ instruction: 0xffffc204 │ │ │ │ + @ instruction: 0xffffb088 │ │ │ │ + @ instruction: 0xffffb050 │ │ │ │ + @ instruction: 0xffffb010 │ │ │ │ + @ instruction: 0xffffaf7c │ │ │ │ + @ instruction: 0xffffa26c │ │ │ │ + @ instruction: 0xffffaf58 │ │ │ │ + @ instruction: 0xffffb5a0 │ │ │ │ + andeq r1, r0, ip, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ mov r8, r2 │ │ │ │ - ldr r2, [pc, #792] @ 51304 │ │ │ │ + ldr r2, [pc, #808] @ 52f04 │ │ │ │ mov r6, r3 │ │ │ │ - ldr r3, [pc, #788] @ 51308 │ │ │ │ + sub sp, sp, #124 @ 0x7c │ │ │ │ + mov r4, r0 │ │ │ │ + ldr r3, [pc, #796] @ 52f08 │ │ │ │ + mov r7, r1 │ │ │ │ + ldr r5, [pc, #792] @ 52f0c │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r9, [sp, #160] @ 0xa0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ + add r5, pc, r5 │ │ │ │ ldr r2, [r0] │ │ │ │ - ldr r5, [pc, #776] @ 5130c │ │ │ │ - sub sp, sp, #124 @ 0x7c │ │ │ │ - cmp r2, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ mov r3, #0 │ │ │ │ - mov r4, r0 │ │ │ │ - ldr r9, [sp, #160] @ 0xa0 │ │ │ │ - mov r7, r1 │ │ │ │ - add r5, pc, r5 │ │ │ │ - beq 511e4 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 52de8 │ │ │ │ cmp r2, #1 │ │ │ │ - beq 51068 │ │ │ │ + beq 52c6c │ │ │ │ cmp r2, #2 │ │ │ │ movne r0, #0 │ │ │ │ - beq 511c0 │ │ │ │ - ldr r2, [pc, #716] @ 51310 │ │ │ │ - ldr r3, [pc, #704] @ 51308 │ │ │ │ + beq 52dc4 │ │ │ │ + ldr r2, [pc, #732] @ 52f10 │ │ │ │ + ldr r3, [pc, #720] @ 52f08 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 51300 │ │ │ │ + bne 52f00 │ │ │ │ add sp, sp, #124 @ 0x7c │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ubfx r1, r6, #6, #1 │ │ │ │ + mov r0, #4 │ │ │ │ + ldr r3, [pc, #664] @ 52f14 │ │ │ │ + str r2, [sp, #80] @ 0x50 │ │ │ │ + and fp, r6, #32 │ │ │ │ + str r2, [sp, #88] @ 0x58 │ │ │ │ + str r2, [sp, #96] @ 0x60 │ │ │ │ + str r1, [sp, #108] @ 0x6c │ │ │ │ + mov r1, #8 │ │ │ │ + strd r0, [sp, #72] @ 0x48 │ │ │ │ mov r1, #9 │ │ │ │ + mov r0, #5 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ mov r1, #10 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ - mov sl, #4 │ │ │ │ - mov fp, #8 │ │ │ │ - ubfx r1, r6, #6, #1 │ │ │ │ - ldr r3, [pc, #648] @ 51314 │ │ │ │ - strd sl, [sp, #72] @ 0x48 │ │ │ │ - str r1, [sp, #108] @ 0x6c │ │ │ │ - mov sl, #5 │ │ │ │ - mov fp, #12 │ │ │ │ + mov r1, #12 │ │ │ │ + strd r0, [sp, #100] @ 0x64 │ │ │ │ mov r1, #0 │ │ │ │ - strd sl, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ - str r2, [sp, #80] @ 0x50 │ │ │ │ - str r2, [sp, #88] @ 0x58 │ │ │ │ - str r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - str r3, [sp, #24] │ │ │ │ ldr r1, [r3] │ │ │ │ - ldr r3, [pc, #596] @ 51318 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + ldr r3, [pc, #588] @ 52f18 │ │ │ │ cmp r1, #0 │ │ │ │ ldr sl, [r5, r3] │ │ │ │ - and fp, r6, #32 │ │ │ │ - beq 510f8 │ │ │ │ + beq 52cfc │ │ │ │ add r3, sp, #32 │ │ │ │ ldr r0, [sl] │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 21af4 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ + bl 21a5c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 510f8 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + bne 52cfc │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r2, #1 │ │ │ │ - beq 512b8 │ │ │ │ + beq 52eb8 │ │ │ │ cmp fp, #0 │ │ │ │ - beq 51250 │ │ │ │ - ldr r3, [pc, #532] @ 5131c │ │ │ │ - ldr r2, [pc, #532] @ 51320 │ │ │ │ + beq 52e50 │ │ │ │ + ldr r3, [pc, #528] @ 52f1c │ │ │ │ + ldr r2, [pc, #528] @ 52f20 │ │ │ │ + ldr r0, [sl] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r3] │ │ │ │ - ldr r0, [sl] │ │ │ │ add r2, r2, #448 @ 0x1c0 │ │ │ │ + ldr r1, [r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 24224 │ │ │ │ + bl 2415c │ │ │ │ cmp r0, #0 │ │ │ │ mov fp, r0 │ │ │ │ str r0, [r4, #4] │ │ │ │ - beq 51294 │ │ │ │ - ldr r2, [pc, #488] @ 51324 │ │ │ │ - ldr r3, [fp, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ + beq 52e94 │ │ │ │ + ldr r2, [pc, #484] @ 52f24 │ │ │ │ mov r1, #6 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r0, [pc, #468] @ 51328 │ │ │ │ - ldr r2, [pc, #468] @ 5132c │ │ │ │ - ldr r1, [pc, #468] @ 51330 │ │ │ │ - ldr r0, [r5, r0] │ │ │ │ - ldr r2, [r5, r2] │ │ │ │ - ldr ip, [r5, r1] │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r1, [r0] │ │ │ │ + ldr r3, [fp, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r3, [pc, #464] @ 52f28 │ │ │ │ ldr r0, [sl] │ │ │ │ - ldr sl, [r2] │ │ │ │ ldr r2, [fp] │ │ │ │ - ldr r5, [ip] │ │ │ │ - bl 24ca4 │ │ │ │ - ldr r3, [pc, #428] @ 51334 │ │ │ │ - mov r2, sl │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - mov r1, r5 │ │ │ │ - mov r3, r7 │ │ │ │ - str r9, [sp, #16] │ │ │ │ - str r6, [sp, #4] │ │ │ │ + ldr r3, [r5, r3] │ │ │ │ + ldr r1, [r3] │ │ │ │ + ldr r3, [pc, #448] @ 52f2c │ │ │ │ + ldr r3, [r5, r3] │ │ │ │ + ldr sl, [r3] │ │ │ │ + ldr r3, [pc, #440] @ 52f30 │ │ │ │ + ldr r3, [r5, r3] │ │ │ │ + ldr r5, [r3] │ │ │ │ + mov r3, #0 │ │ │ │ + bl 24bd0 │ │ │ │ + ldr r3, [pc, #424] @ 52f34 │ │ │ │ + mov r1, sl │ │ │ │ str r8, [sp] │ │ │ │ + str r6, [sp, #4] │ │ │ │ + mov r2, r5 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, fp │ │ │ │ - bl 59790 │ │ │ │ + str r9, [sp, #16] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + mov r3, r7 │ │ │ │ + bl 5ba28 │ │ │ │ ldr r2, [r4] │ │ │ │ cmp r2, #2 │ │ │ │ movne r0, #0 │ │ │ │ - bne 5103c │ │ │ │ + bne 52c2c │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 567b0 │ │ │ │ + bl 58700 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ rsb r0, r0, #0 │ │ │ │ - b 5103c │ │ │ │ - add r3, sp, #32 │ │ │ │ - mov r2, #40 @ 0x28 │ │ │ │ - mov r1, #0 │ │ │ │ - mov r0, r3 │ │ │ │ - bl 24368 │ │ │ │ - ldr r1, [pc, #304] @ 51330 │ │ │ │ - ldr r2, [pc, #308] @ 51338 │ │ │ │ - ldr r1, [r5, r1] │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov ip, #0 │ │ │ │ - mov r3, r0 │ │ │ │ - ldr r0, [pc, #276] @ 5132c │ │ │ │ - ldr r0, [r5, r0] │ │ │ │ - str r2, [sp, #12] │ │ │ │ - str ip, [sp, #8] │ │ │ │ - ldr r2, [r0] │ │ │ │ - ldr r1, [r1] │ │ │ │ - mov r0, r3 │ │ │ │ + b 52c2c │ │ │ │ + ldr r3, [pc, #316] @ 52f2c │ │ │ │ + vmov.i32 q8, #0 @ 0x00000000 │ │ │ │ + add r0, sp, #32 │ │ │ │ + ldr r2, [pc, #308] @ 52f30 │ │ │ │ + vstr d16, [sp, #48] @ 0x30 │ │ │ │ + vstr d16, [sp, #56] @ 0x38 │ │ │ │ + vstr d16, [sp, #64] @ 0x40 │ │ │ │ + vst1.8 {d16-d17}, [r0 :64] │ │ │ │ + ldr r3, [r5, r3] │ │ │ │ + ldr r2, [r5, r2] │ │ │ │ + str r8, [sp] │ │ │ │ + str r6, [sp, #4] │ │ │ │ str r9, [sp, #16] │ │ │ │ + ldr r1, [r3] │ │ │ │ + ldr r3, [pc, #272] @ 52f38 │ │ │ │ + ldr r2, [r2] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + mov r3, #0 │ │ │ │ + str r3, [sp, #8] │ │ │ │ mov r3, r7 │ │ │ │ - str r6, [sp, #4] │ │ │ │ - str r8, [sp] │ │ │ │ - bl 59790 │ │ │ │ + bl 5ba28 │ │ │ │ ldr r2, [r4] │ │ │ │ - b 51028 │ │ │ │ + b 52c18 │ │ │ │ cmp fp, #0 │ │ │ │ - bne 51134 │ │ │ │ - ldr r3, [pc, #196] @ 5131c │ │ │ │ + bne 52d38 │ │ │ │ + ldr r3, [pc, #196] @ 52f1c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ + add r2, sp, #72 @ 0x48 │ │ │ │ ldr r1, [r3] │ │ │ │ ldr r0, [sl] │ │ │ │ - add r2, sp, #72 @ 0x48 │ │ │ │ - bl 24224 │ │ │ │ + bl 2415c │ │ │ │ cmp r0, #0 │ │ │ │ mov fp, r0 │ │ │ │ str r0, [r4, #4] │ │ │ │ - bne 51134 │ │ │ │ - ldr r2, [pc, #188] @ 5133c │ │ │ │ + bne 52d38 │ │ │ │ + ldr r2, [pc, #188] @ 52f3c │ │ │ │ mov r0, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mvn r0, #0 │ │ │ │ - b 5103c │ │ │ │ + b 52c2c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ - ldr r2, [pc, #160] @ 51340 │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl ab6e0 │ │ │ │ + ldr r2, [pc, #148] @ 52f40 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ - b 51258 │ │ │ │ + b 52e58 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ cmp fp, #0 │ │ │ │ ldr fp, [r2] │ │ │ │ - beq 51248 │ │ │ │ + beq 52e48 │ │ │ │ cmp fp, #0 │ │ │ │ ldr r0, [sl] │ │ │ │ - beq 51100 │ │ │ │ + beq 52d04 │ │ │ │ mov r2, #6 │ │ │ │ mov r1, fp │ │ │ │ - bl 21af4 │ │ │ │ + bl 21a5c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 512f4 │ │ │ │ + bne 52ef4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 51134 │ │ │ │ - ldr r3, [pc, #32] @ 5131c │ │ │ │ + bne 52d38 │ │ │ │ + ldr r3, [pc, #32] @ 52f1c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - b 51298 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - ldrdeq sp, [lr], -r0 @ │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq sp, lr, r0, lsr #5 │ │ │ │ - eoreq sp, lr, ip, ror r2 │ │ │ │ - ldrdeq r1, [r0], -r4 │ │ │ │ - andeq r1, r0, r4, asr #14 │ │ │ │ - andeq r1, r0, r8, lsr #23 │ │ │ │ - andseq fp, fp, ip, lsl #18 │ │ │ │ - andseq pc, r7, r8, asr #12 │ │ │ │ - andeq r1, r0, r8, asr #15 │ │ │ │ - andeq r1, r0, r4, asr #22 │ │ │ │ - andeq r1, r0, r4, asr r8 │ │ │ │ - mulseq r7, r4, r5 │ │ │ │ - andseq pc, r7, r8, lsl r5 @ │ │ │ │ - andseq pc, r7, r4, ror #9 │ │ │ │ - andseq pc, r7, r0, lsl #9 │ │ │ │ + b 52e98 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eorseq fp, r0, r0, ror #13 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + ldrsbteq fp, [r0], -r4 │ │ │ │ + mlaseq r0, ip, r6, fp │ │ │ │ + andeq r1, r0, r0, asr #11 │ │ │ │ + andeq r1, r0, r0, lsr r7 │ │ │ │ + muleq r0, r4, fp │ │ │ │ + andseq fp, ip, r4, asr pc │ │ │ │ + andseq pc, r8, ip, lsl #25 │ │ │ │ + @ instruction: 0x000017b4 │ │ │ │ + andeq r1, r0, r0, asr #16 │ │ │ │ + andeq r1, r0, r0, lsr fp │ │ │ │ + andseq pc, r8, r8, asr #23 │ │ │ │ + andseq pc, r8, r4, asr #22 │ │ │ │ + andseq pc, r8, r0, lsr fp @ │ │ │ │ + andseq pc, r8, r8, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #16] │ │ │ │ mov r4, r0 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #1 │ │ │ │ - beq 51390 │ │ │ │ + beq 52fa4 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 51388 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r2, #44 @ 0x2c │ │ │ │ - pop {r4, lr} │ │ │ │ - mov r1, #0 │ │ │ │ - b 24368 │ │ │ │ - bl 5676c │ │ │ │ - b 51374 │ │ │ │ - bl 593a0 │ │ │ │ - b 51374 │ │ │ │ + beq 52f9c │ │ │ │ + vmov.i32 q8, #0 @ 0x00000000 │ │ │ │ + mov r3, r4 │ │ │ │ + vst1.8 {d16-d17}, [r3]! │ │ │ │ + vst1.8 {d16-d17}, [r3] │ │ │ │ + add r3, r4, #28 │ │ │ │ + vst1.8 {d16-d17}, [r3] │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + bl 586b0 │ │ │ │ + b 52f78 │ │ │ │ + bl 5b5e0 │ │ │ │ + b 52f78 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r4, [pc, #68] @ 513f4 │ │ │ │ - ldr r3, [pc, #68] @ 513f8 │ │ │ │ + ldr r4, [pc, #80] @ 53020 │ │ │ │ + ldr r3, [pc, #80] @ 53024 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4] │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r0, #0 │ │ │ │ - popeq {r4, r5, r6, pc} │ │ │ │ - ldr r2, [pc, #48] @ 513fc │ │ │ │ + beq 53010 │ │ │ │ + ldr r2, [pc, #60] @ 53028 │ │ │ │ add r1, r4, #4 │ │ │ │ ldr r5, [r3, r2] │ │ │ │ ldr r3, [r5] │ │ │ │ blx r3 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r0, [r1], #84 @ 0x54 │ │ │ │ blx r3 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - eoreq r9, pc, r8, ror #16 │ │ │ │ - eoreq ip, lr, r8, lsl #30 │ │ │ │ - andeq r1, r0, r4, lsl #20 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + eorseq r7, r1, r8, asr #24 │ │ │ │ + ldrshteq fp, [r0], -r8 │ │ │ │ + strdeq r1, [r0], -r0 │ │ │ │ ldr r0, [r0] │ │ │ │ add r0, r0, #1 │ │ │ │ cmp r0, #6 │ │ │ │ movhi r0, #0 │ │ │ │ movls r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [r0] │ │ │ │ add r0, r0, #1 │ │ │ │ cmp r0, #3 │ │ │ │ movhi r0, #0 │ │ │ │ movls r0, #1 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r3, [pc, #120] @ 514c0 │ │ │ │ - ldr r4, [pc, #120] @ 514c4 │ │ │ │ + ldr r3, [pc, #132] @ 53100 │ │ │ │ + ldr r4, [pc, #132] @ 53104 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #164] @ 0xa4 │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 51470 │ │ │ │ - ldr r3, [pc, #100] @ 514c8 │ │ │ │ + beq 530a4 │ │ │ │ + ldr r3, [pc, #112] @ 53108 │ │ │ │ mov r1, #1 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ blx r3 │ │ │ │ - ldr r3, [pc, #84] @ 514cc │ │ │ │ + ldr r3, [pc, #96] @ 5310c │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #168] @ 0xa8 │ │ │ │ str r2, [r3, #164] @ 0xa4 │ │ │ │ cmp r0, r2 │ │ │ │ - beq 514a0 │ │ │ │ - ldr r2, [pc, #60] @ 514d0 │ │ │ │ + beq 530d4 │ │ │ │ + ldr r2, [pc, #72] @ 53110 │ │ │ │ ldr r1, [r3, #172] @ 0xac │ │ │ │ ldr r3, [r4, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ blx r3 │ │ │ │ - ldr r4, [pc, #44] @ 514d4 │ │ │ │ + ldr r4, [pc, #56] @ 53114 │ │ │ │ mov r5, #0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4, #172] @ 0xac │ │ │ │ str r5, [r4, #168] @ 0xa8 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ str r5, [r4, #172] @ 0xac │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - ldrdeq r9, [pc], -r0 @ │ │ │ │ - eoreq ip, lr, r0, ror lr │ │ │ │ - andeq r1, r0, ip, asr #11 │ │ │ │ - eoreq r9, pc, r0, lsr #15 │ │ │ │ - andeq r1, r0, r4, lsl #20 │ │ │ │ - eoreq r9, pc, r0, ror r7 @ │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + mlaseq r1, ip, fp, r7 │ │ │ │ + eorseq fp, r0, ip, asr #4 │ │ │ │ + @ instruction: 0x000015b8 │ │ │ │ + eorseq r7, r1, ip, ror #22 │ │ │ │ + strdeq r1, [r0], -r0 │ │ │ │ + eorseq r7, r1, ip, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ + strd r4, [sp, #-20]! @ 0xffffffec │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str lr, [sp, #16] │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r5, [pc, #488] @ 516d8 │ │ │ │ - ldr r2, [pc, #488] @ 516dc │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldrd r0, [r5, #180] @ 0xb4 │ │ │ │ + ldr r5, [pc, #504] @ 53330 │ │ │ │ sub sp, sp, #12 │ │ │ │ - ldr r3, [r5, #176] @ 0xb0 │ │ │ │ - ldr r4, [pc, #472] @ 516e0 │ │ │ │ - str r0, [sp, #4] │ │ │ │ - str r1, [sp] │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #6 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r3, [pc, #448] @ 516e4 │ │ │ │ + ldr r2, [pc, #492] @ 53334 │ │ │ │ + ldr r4, [pc, #492] @ 53338 │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r3, [r5, #176] @ 0xb0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr ip, [r5, #180] @ 0xb4 │ │ │ │ add r4, pc, r4 │ │ │ │ + str ip, [sp, #4] │ │ │ │ + ldr ip, [r5, #184] @ 0xb8 │ │ │ │ + str ip, [sp] │ │ │ │ + bl b155c │ │ │ │ + ldr r3, [pc, #456] @ 5333c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 51540 │ │ │ │ + beq 5318c │ │ │ │ ldr r2, [r5, #188] @ 0xbc │ │ │ │ cmp r2, #0 │ │ │ │ - bne 516c8 │ │ │ │ - ldr r3, [pc, #416] @ 516e8 │ │ │ │ + bne 53320 │ │ │ │ + ldr r3, [pc, #428] @ 53340 │ │ │ │ mov r0, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #192] @ 0xc0 │ │ │ │ str r0, [r3, #188] @ 0xbc │ │ │ │ cmp r2, r0 │ │ │ │ - beq 5158c │ │ │ │ + beq 531d8 │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ add r0, r0, #1 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 51560 │ │ │ │ - ldr r3, [pc, #372] @ 516ec │ │ │ │ - ldr r1, [pc, #372] @ 516f0 │ │ │ │ + bne 531ac │ │ │ │ + ldr r3, [pc, #384] @ 53344 │ │ │ │ + ldr r1, [pc, #384] @ 53348 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r3, [r3] │ │ │ │ add r1, r1, #192 @ 0xc0 │ │ │ │ + ldr r3, [r3] │ │ │ │ blx r3 │ │ │ │ - ldr r5, [pc, #352] @ 516f4 │ │ │ │ + ldr r5, [pc, #364] @ 5334c │ │ │ │ mov r3, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ str r3, [r5, #192] @ 0xc0 │ │ │ │ - bl 51398 │ │ │ │ - bl 51430 │ │ │ │ + bl 52fb0 │ │ │ │ + bl 5305c │ │ │ │ ldr r3, [r5, #280] @ 0x118 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 515c8 │ │ │ │ - ldr r3, [pc, #308] @ 516ec │ │ │ │ + beq 53214 │ │ │ │ + ldr r3, [pc, #320] @ 53344 │ │ │ │ add r1, r5, #280 @ 0x118 │ │ │ │ - ldr r3, [r4, r3] │ │ │ │ mov r0, #2 │ │ │ │ + ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ blx r3 │ │ │ │ - ldr r5, [pc, #296] @ 516f8 │ │ │ │ - ldr r3, [pc, #296] @ 516fc │ │ │ │ - add r5, pc, r5 │ │ │ │ + ldr r5, [pc, #308] @ 53350 │ │ │ │ mov r6, #0 │ │ │ │ + ldr r3, [pc, #304] @ 53354 │ │ │ │ + add r5, pc, r5 │ │ │ │ str r6, [r5, #280] @ 0x118 │ │ │ │ ldr r7, [r4, r3] │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, r6 │ │ │ │ streq r3, [r5, #288] @ 0x120 │ │ │ │ streq r3, [r5, #292] @ 0x124 │ │ │ │ streq r3, [r5, #296] @ 0x128 │ │ │ │ - beq 51620 │ │ │ │ + beq 5326c │ │ │ │ ldr r2, [r5, #288] @ 0x120 │ │ │ │ cmp r2, #0 │ │ │ │ streq r2, [r5, #292] @ 0x124 │ │ │ │ streq r2, [r5, #296] @ 0x128 │ │ │ │ - bne 51690 │ │ │ │ - ldr r1, [pc, #236] @ 51700 │ │ │ │ + bne 532e8 │ │ │ │ + ldr r1, [pc, #248] @ 53358 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r1, #300] @ 0x12c │ │ │ │ cmp r2, #0 │ │ │ │ - bne 516b8 │ │ │ │ - ldr r3, [pc, #220] @ 51704 │ │ │ │ + bne 53310 │ │ │ │ + ldr r3, [pc, #232] @ 5335c │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #320] @ 0x140 │ │ │ │ - str r1, [r3, #304] @ 0x130 │ │ │ │ - cmp r2, r1 │ │ │ │ str r1, [r3, #300] @ 0x12c │ │ │ │ + str r1, [r3, #304] @ 0x130 │ │ │ │ str r1, [r3, #308] @ 0x134 │ │ │ │ - str r1, [r3, #316] @ 0x13c │ │ │ │ str r1, [r3, #312] @ 0x138 │ │ │ │ - beq 51674 │ │ │ │ - ldr r0, [pc, #180] @ 51708 │ │ │ │ - ldr r1, [pc, #180] @ 5170c │ │ │ │ - ldr r3, [pc, #180] @ 51710 │ │ │ │ + cmp r2, r1 │ │ │ │ + str r1, [r3, #316] @ 0x13c │ │ │ │ + beq 532c0 │ │ │ │ + ldr r0, [pc, #192] @ 53360 │ │ │ │ + ldr r1, [pc, #192] @ 53364 │ │ │ │ + ldr r3, [pc, #192] @ 53368 │ │ │ │ ldr ip, [r4, r0] │ │ │ │ - ldr r3, [r4, r3] │ │ │ │ ldr r0, [r4, r1] │ │ │ │ - ldr r3, [r3] │ │ │ │ + ldr r3, [r4, r3] │ │ │ │ ldr r1, [ip] │ │ │ │ ldr r0, [r0] │ │ │ │ + ldr r3, [r3] │ │ │ │ blx r3 │ │ │ │ - ldr r3, [pc, #152] @ 51714 │ │ │ │ + ldr r3, [pc, #164] @ 5336c │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #320] @ 0x140 │ │ │ │ str r2, [r3, #324] @ 0x144 │ │ │ │ add sp, sp, #12 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + add sp, sp, #16 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ add r1, r5, #288 @ 0x120 │ │ │ │ mov r0, #1 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r7] │ │ │ │ str r6, [r5, #288] @ 0x120 │ │ │ │ - cmp r3, #0 │ │ │ │ str r6, [r5, #292] @ 0x124 │ │ │ │ str r6, [r5, #296] @ 0x128 │ │ │ │ - bne 5160c │ │ │ │ - b 51620 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 53258 │ │ │ │ + b 5326c │ │ │ │ add r1, r1, #300 @ 0x12c │ │ │ │ mov r0, #2 │ │ │ │ blx r3 │ │ │ │ - b 51620 │ │ │ │ + b 5326c │ │ │ │ add r1, r5, #188 @ 0xbc │ │ │ │ mov r0, #1 │ │ │ │ blx r3 │ │ │ │ - b 51540 │ │ │ │ - eoreq r9, pc, r8, lsr #14 │ │ │ │ - mulseq r7, r4, pc @ │ │ │ │ - eoreq ip, lr, r0, lsr #27 │ │ │ │ - andeq r1, r0, r8, ror #22 │ │ │ │ - ldrdeq r9, [pc], -r0 @ │ │ │ │ - andeq r1, r0, r4, lsl #20 │ │ │ │ - mlaeq pc, ip, r6, r9 @ │ │ │ │ - eoreq r9, pc, r4, lsl #13 │ │ │ │ - eoreq r9, pc, r8, asr #12 │ │ │ │ - andeq r1, r0, ip, asr #17 │ │ │ │ - eoreq r9, pc, r8, lsl #12 │ │ │ │ - strdeq r9, [pc], -r0 @ │ │ │ │ - andeq r1, r0, r8, lsr #23 │ │ │ │ - andeq r1, r0, r4, asr #14 │ │ │ │ - andeq r1, r0, r4, ror #12 │ │ │ │ - mlaeq pc, ip, r5, r9 @ │ │ │ │ + b 5318c │ │ │ │ + ldrsbteq r7, [r1], -r0 │ │ │ │ + andseq r0, r9, r0, lsr #11 │ │ │ │ + eorseq fp, r0, r8, ror r1 │ │ │ │ + andeq r1, r0, r4, asr fp │ │ │ │ + eorseq r7, r1, r4, lsl #21 │ │ │ │ + strdeq r1, [r0], -r0 │ │ │ │ + eorseq r7, r1, r0, asr sl │ │ │ │ + eorseq r7, r1, r8, lsr sl │ │ │ │ + ldrshteq r7, [r1], -r8 │ │ │ │ + @ instruction: 0x000018b8 │ │ │ │ + ldrhteq r7, [r1], -ip │ │ │ │ + eorseq r7, r1, r4, lsr #19 │ │ │ │ + muleq r0, r4, fp │ │ │ │ + andeq r1, r0, r0, lsr r7 │ │ │ │ + andeq r1, r0, r0, asr r6 │ │ │ │ + eorseq r7, r1, r0, asr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r4, [pc, #44] @ 5175c │ │ │ │ - bl 514d8 │ │ │ │ + ldr r4, [pc, #56] @ 533c8 │ │ │ │ + mov r5, #0 │ │ │ │ + bl 53118 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4, #328] @ 0x148 │ │ │ │ - bl 24c8c │ │ │ │ - mov r5, #0 │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [r4, #332] @ 0x14c │ │ │ │ str r5, [r4, #328] @ 0x148 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ add r0, r4, #336 @ 0x150 │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ str r5, [r4, #332] @ 0x14c │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - b 51344 │ │ │ │ - eoreq r9, pc, r8, ror #9 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #16 │ │ │ │ + b 52f44 │ │ │ │ + eorseq r7, r1, r4, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ - ldr r3, [pc, #1364] @ 51ccc │ │ │ │ - mov r4, r0 │ │ │ │ + ldr r1, [pc, #1388] @ 53960 │ │ │ │ + sub sp, sp, #28 │ │ │ │ + ldr r2, [pc, #1384] @ 53964 │ │ │ │ + ldr r3, [pc, #1384] @ 53968 │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r5, [pc, #1380] @ 5396c │ │ │ │ + ldr r2, [r1, r2] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r3, #296] @ 0x128 │ │ │ │ - ldr r0, [pc, #1352] @ 51cd0 │ │ │ │ - cmp r1, #0 │ │ │ │ - ldr r1, [pc, #1348] @ 51cd4 │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r2, [r2] │ │ │ │ + str r2, [sp, #20] │ │ │ │ + mov r2, #0 │ │ │ │ ldr r2, [r3, #180] @ 0xb4 │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [r0, r1] │ │ │ │ - ldr r5, [pc, #1336] @ 51cd8 │ │ │ │ - sub sp, sp, #28 │ │ │ │ + cmp r1, #0 │ │ │ │ add r2, r2, #1 │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [r1] │ │ │ │ - str r1, [sp, #20] │ │ │ │ - mov r1, #0 │ │ │ │ str r2, [r3, #180] @ 0xb4 │ │ │ │ - beq 517ec │ │ │ │ + beq 53478 │ │ │ │ mov r0, #0 │ │ │ │ - ldr r2, [pc, #1300] @ 51cdc │ │ │ │ - ldr r3, [pc, #1288] @ 51cd4 │ │ │ │ + ldr r2, [pc, #1328] @ 53970 │ │ │ │ + ldr r3, [pc, #1312] @ 53964 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 51cc4 │ │ │ │ + bne 53958 │ │ │ │ add sp, sp, #28 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r2, [r4] │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r2, [r0] │ │ │ │ + mov r4, r0 │ │ │ │ tst r2, #2 │ │ │ │ - bne 517bc │ │ │ │ - ldrb r2, [r4, #4] │ │ │ │ + bne 53434 │ │ │ │ + ldrb r2, [r0, #4] │ │ │ │ sub r1, r2, #1 │ │ │ │ sub r2, r2, #4 │ │ │ │ cmp r1, #1 │ │ │ │ cmphi r2, #1 │ │ │ │ - bhi 517bc │ │ │ │ + bhi 53434 │ │ │ │ ldr r0, [r3, #380] @ 0x17c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 51958 │ │ │ │ + bne 535ec │ │ │ │ ldr r2, [r3, #388] @ 0x184 │ │ │ │ cmp r2, #0 │ │ │ │ - ldrne r2, [r3, #384] @ 0x180 │ │ │ │ - ldrne r3, [r3, #392] @ 0x188 │ │ │ │ - strdne r2, [r4, #20] │ │ │ │ - ldr r3, [pc, #1192] @ 51ce0 │ │ │ │ + beq 534c4 │ │ │ │ + ldr r2, [r3, #384] @ 0x180 │ │ │ │ + ldr r3, [r3, #392] @ 0x188 │ │ │ │ + strd r2, [r4, #20] │ │ │ │ + ldr r3, [pc, #1192] @ 53974 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - str r3, [sp] │ │ │ │ ldr r2, [r3] │ │ │ │ + str r3, [sp] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 51964 │ │ │ │ - ldr r3, [pc, #1172] @ 51ce4 │ │ │ │ + beq 535f8 │ │ │ │ + ldr r3, [pc, #1172] @ 53978 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ ldr sl, [r7] │ │ │ │ cmp sl, #0 │ │ │ │ - beq 51964 │ │ │ │ - ldr r3, [pc, #1156] @ 51ce8 │ │ │ │ + beq 535f8 │ │ │ │ + ldr r3, [pc, #1156] @ 5397c │ │ │ │ ldr r8, [r5, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 51964 │ │ │ │ - ldr r3, [pc, #1140] @ 51cec │ │ │ │ + beq 535f8 │ │ │ │ + ldr r3, [pc, #1140] @ 53980 │ │ │ │ ldr r9, [r5, r3] │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 51964 │ │ │ │ + beq 535f8 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ ldrb r1, [r4, #12] │ │ │ │ ldr r6, [r4, #24] │ │ │ │ mul r1, r3, r1 │ │ │ │ cmp r1, #0 │ │ │ │ add r3, r1, #7 │ │ │ │ movge r3, r1 │ │ │ │ + cmp r0, #0 │ │ │ │ asr r3, r3, #3 │ │ │ │ mul r6, r6, r3 │ │ │ │ - cmp r0, #0 │ │ │ │ - add r6, r6, #31 │ │ │ │ str r3, [r4, #60] @ 0x3c │ │ │ │ - beq 5198c │ │ │ │ - ldr sl, [pc, #1072] @ 51cf0 │ │ │ │ + add r6, r6, #31 │ │ │ │ + beq 53620 │ │ │ │ + ldr sl, [pc, #1072] @ 53984 │ │ │ │ add sl, pc, sl │ │ │ │ ldr r2, [sl, #320] @ 0x140 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 51a6c │ │ │ │ + beq 53700 │ │ │ │ ldr r3, [sl, #396] @ 0x18c │ │ │ │ cmp r6, r3 │ │ │ │ - strle r6, [sl, #396] @ 0x18c │ │ │ │ strle r2, [r4, #44] @ 0x2c │ │ │ │ - ble 51a30 │ │ │ │ - ldr r3, [pc, #1036] @ 51cf4 │ │ │ │ + strle r6, [sl, #396] @ 0x18c │ │ │ │ + ble 536c4 │ │ │ │ + ldr r3, [pc, #1036] @ 53988 │ │ │ │ ldr fp, [r5, r3] │ │ │ │ - ldr r3, [pc, #1032] @ 51cf8 │ │ │ │ + ldr r3, [pc, #1032] @ 5398c │ │ │ │ ldr r1, [fp] │ │ │ │ ldr r0, [r5, r3] │ │ │ │ - ldr r3, [pc, #1024] @ 51cfc │ │ │ │ + ldr r3, [pc, #1024] @ 53990 │ │ │ │ str r0, [sp, #4] │ │ │ │ - ldr r3, [r5, r3] │ │ │ │ ldr r0, [r0] │ │ │ │ + ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ blx r3 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sl, #320] @ 0x140 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ vmov.f32 s2, #112 @ 0x3f800000 1.0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - ldr r3, [pc, #984] @ 51d00 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r1, [fp] │ │ │ │ + vldr s0, [pc, #924] @ 5395c │ │ │ │ vmov.f32 s1, s2 │ │ │ │ + ldr r0, [r3] │ │ │ │ + ldr r3, [pc, #968] @ 53994 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - vldr s0, [pc, #916] @ 51cc8 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [fp] │ │ │ │ - mov r2, r6 │ │ │ │ blx r3 │ │ │ │ - ldr r3, [pc, #956] @ 51d04 │ │ │ │ + ldr r3, [pc, #956] @ 53998 │ │ │ │ + str r0, [r4, #44] @ 0x2c │ │ │ │ add r3, pc, r3 │ │ │ │ - str r6, [r3, #396] @ 0x18c │ │ │ │ str r0, [r3, #320] @ 0x140 │ │ │ │ - str r0, [r4, #44] @ 0x2c │ │ │ │ - b 51a28 │ │ │ │ + str r6, [r3, #396] @ 0x18c │ │ │ │ + b 536bc │ │ │ │ ldr r3, [r3, #384] @ 0x180 │ │ │ │ str r3, [r4, #20] │ │ │ │ - b 51830 │ │ │ │ - ldr r3, [pc, #924] @ 51d08 │ │ │ │ + b 534c4 │ │ │ │ + ldr r3, [pc, #924] @ 5399c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #324] @ 0x144 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 51aa4 │ │ │ │ - ldr r3, [pc, #908] @ 51d0c │ │ │ │ + beq 53738 │ │ │ │ + ldr r3, [pc, #908] @ 539a0 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #324] @ 0x144 │ │ │ │ - b 517bc │ │ │ │ - ldr r5, [pc, #892] @ 51d10 │ │ │ │ + b 53434 │ │ │ │ + ldr r5, [pc, #892] @ 539a4 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [r5, #288] @ 0x120 │ │ │ │ cmp r1, #0 │ │ │ │ - bne 519b4 │ │ │ │ + bne 53648 │ │ │ │ add r1, r5, #288 @ 0x120 │ │ │ │ mov r0, #1 │ │ │ │ blx r2 │ │ │ │ - ldr r1, [r5, #288] @ 0x120 │ │ │ │ ldr sl, [r7] │ │ │ │ + ldr r1, [r5, #288] @ 0x120 │ │ │ │ movw r0, #35052 @ 0x88ec │ │ │ │ blx sl │ │ │ │ - ldr r3, [pc, #848] @ 51d14 │ │ │ │ + ldr r3, [pc, #848] @ 539a8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #292] @ 0x124 │ │ │ │ cmp r6, r2 │ │ │ │ - ble 519ec │ │ │ │ - str r6, [r3, #292] @ 0x124 │ │ │ │ + ble 53680 │ │ │ │ ldr r5, [r8] │ │ │ │ - movw r3, #35048 @ 0x88e8 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r6 │ │ │ │ movw r0, #35052 @ 0x88ec │ │ │ │ + str r6, [r3, #292] @ 0x124 │ │ │ │ + movw r3, #35048 @ 0x88e8 │ │ │ │ blx r5 │ │ │ │ - ldr r5, [pc, #804] @ 51d18 │ │ │ │ + ldr r5, [pc, #804] @ 539ac │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [r5, #296] @ 0x128 │ │ │ │ cmp r1, #0 │ │ │ │ - beq 51a84 │ │ │ │ + beq 53718 │ │ │ │ rsb r3, r1, #0 │ │ │ │ - and r3, r3, #31 │ │ │ │ str r1, [r4, #120] @ 0x78 │ │ │ │ - add r1, r1, r3 │ │ │ │ movw r0, #35052 @ 0x88ec │ │ │ │ - str r1, [r4, #44] @ 0x2c │ │ │ │ + and r3, r3, #31 │ │ │ │ + add r1, r1, r3 │ │ │ │ ldr r3, [r7] │ │ │ │ + str r1, [r4, #44] @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 51c28 │ │ │ │ - ldr r5, [pc, #740] @ 51d1c │ │ │ │ + beq 538bc │ │ │ │ + ldr r5, [pc, #740] @ 539b0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, #400] @ 0x190 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 51abc │ │ │ │ - ldr r2, [r4] │ │ │ │ - ldr r1, [pc, #720] @ 51d20 │ │ │ │ - orr r2, r2, #8192 @ 0x2000 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [r1, #180] @ 0xb4 │ │ │ │ + bne 53750 │ │ │ │ + ldr r3, [r4] │ │ │ │ + orr r3, r3, #8192 @ 0x2000 │ │ │ │ mov r0, #1 │ │ │ │ + ldr r2, [pc, #712] @ 539b4 │ │ │ │ + str r3, [r4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r2, #180] @ 0xb4 │ │ │ │ sub r3, r3, #1 │ │ │ │ - str r2, [r4] │ │ │ │ - str r3, [r1, #180] @ 0xb4 │ │ │ │ - b 517c0 │ │ │ │ - ldr r3, [pc, #640] @ 51cf4 │ │ │ │ + str r3, [r2, #180] @ 0xb4 │ │ │ │ + b 53438 │ │ │ │ + ldr r3, [pc, #640] @ 53988 │ │ │ │ ldr fp, [r5, r3] │ │ │ │ - ldr r3, [pc, #636] @ 51cf8 │ │ │ │ + ldr r3, [pc, #636] @ 5398c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - b 51914 │ │ │ │ + b 535a8 │ │ │ │ mov r2, r6 │ │ │ │ - mov r3, #10 │ │ │ │ ldr r6, [r9] │ │ │ │ + mov r3, #10 │ │ │ │ movw r0, #35052 @ 0x88ec │ │ │ │ blx r6 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r5, #296] @ 0x128 │ │ │ │ - b 51a00 │ │ │ │ - ldr r2, [pc, #632] @ 51d24 │ │ │ │ + b 53694 │ │ │ │ + ldr r2, [pc, #632] @ 539b8 │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 51978 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 5360c │ │ │ │ + ldr r0, [r5, #404] @ 0x194 │ │ │ │ add r3, sp, #16 │ │ │ │ add r2, sp, #12 │ │ │ │ add r1, sp, #8 │ │ │ │ - ldr r0, [r5, #404] @ 0x194 │ │ │ │ - bl ca6f8 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ + bl d1e94 │ │ │ │ + ldr r2, [sp, #8] │ │ │ │ + ldr r0, [sp, #16] │ │ │ │ ldr r1, [r4, #20] │ │ │ │ - adds r2, r3, #7 │ │ │ │ - addmi r2, r3, #14 │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - asr r2, r2, #3 │ │ │ │ - asr r3, r1, r3 │ │ │ │ - mul r1, r1, r2 │ │ │ │ - mul r3, r2, r3 │ │ │ │ + ldr ip, [r4, #44] @ 0x2c │ │ │ │ + adds r3, r0, #7 │ │ │ │ + addmi r3, r0, #14 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ - str r2, [sp, #16] │ │ │ │ - ldr r2, [r4, #44] @ 0x2c │ │ │ │ + asr r3, r3, #3 │ │ │ │ + asr r2, r1, r2 │ │ │ │ + mul r1, r1, r3 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + mul r2, r3, r2 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ str r1, [r4, #60] @ 0x3c │ │ │ │ - mla r2, r0, r1, r2 │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - str r2, [r4, #48] @ 0x30 │ │ │ │ - asr r1, r0, r1 │ │ │ │ - mla r2, r3, r1, r2 │ │ │ │ + mla r1, r0, r1, ip │ │ │ │ + asr r3, r0, r3 │ │ │ │ + str r1, [r4, #48] @ 0x30 │ │ │ │ + str r2, [r4, #64] @ 0x40 │ │ │ │ + str r2, [r4, #68] @ 0x44 │ │ │ │ + mla r3, r2, r3, r1 │ │ │ │ ldr r1, [r4] │ │ │ │ - str r2, [r4, #52] @ 0x34 │ │ │ │ - ldr r2, [r5, #388] @ 0x184 │ │ │ │ - str r3, [r4, #64] @ 0x40 │ │ │ │ - cmp r2, #0 │ │ │ │ - str r3, [r4, #68] @ 0x44 │ │ │ │ - orr r2, r1, #192 @ 0xc0 │ │ │ │ - beq 51a48 │ │ │ │ + str r3, [r4, #52] @ 0x34 │ │ │ │ + ldr r3, [r5, #388] @ 0x184 │ │ │ │ + cmp r3, #0 │ │ │ │ + orr r3, r1, #192 @ 0xc0 │ │ │ │ + beq 536dc │ │ │ │ ldr ip, [r5, #380] @ 0x17c │ │ │ │ cmp ip, #0 │ │ │ │ - bne 51a48 │ │ │ │ - bic r2, r1, #128 @ 0x80 │ │ │ │ - orr r2, r2, #64 @ 0x40 │ │ │ │ - str r2, [r4] │ │ │ │ - ldr r2, [r5, #300] @ 0x12c │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 51b78 │ │ │ │ + bne 536dc │ │ │ │ + bic r3, r1, #128 @ 0x80 │ │ │ │ + orr r3, r3, #64 @ 0x40 │ │ │ │ + str r3, [r4] │ │ │ │ + ldr r3, [r5, #300] @ 0x12c │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 5380c │ │ │ │ ldr r3, [sp] │ │ │ │ mov r0, #2 │ │ │ │ - ldr r3, [r3] │ │ │ │ add r1, r5, #300 @ 0x12c │ │ │ │ + ldr r3, [r3] │ │ │ │ blx r3 │ │ │ │ - ldr r3, [r4, #64] @ 0x40 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ - ldr r5, [pc, #424] @ 51d28 │ │ │ │ - mul r3, r0, r3 │ │ │ │ + ldr r2, [r4, #64] @ 0x40 │ │ │ │ + mul r2, r0, r2 │ │ │ │ + ldr r5, [pc, #420] @ 539bc │ │ │ │ add r5, pc, r5 │ │ │ │ - ldr r2, [r5, #308] @ 0x134 │ │ │ │ - cmp r3, r2 │ │ │ │ - ble 51c00 │ │ │ │ + ldr r3, [r5, #308] @ 0x134 │ │ │ │ + cmp r2, r3 │ │ │ │ + ble 53894 │ │ │ │ ldr r3, [r7] │ │ │ │ - ldr r1, [r5, #300] @ 0x12c │ │ │ │ movw r0, #35052 @ 0x88ec │ │ │ │ + ldr r1, [r5, #300] @ 0x12c │ │ │ │ blx r3 │ │ │ │ - ldr ip, [r4, #24] │ │ │ │ - ldr r1, [r4, #64] @ 0x40 │ │ │ │ + ldr r0, [r4, #24] │ │ │ │ mov r2, #0 │ │ │ │ - mul r1, ip, r1 │ │ │ │ - ldr r6, [r8] │ │ │ │ movw r3, #35048 @ 0x88e8 │ │ │ │ + ldr r1, [r4, #64] @ 0x40 │ │ │ │ + ldr r6, [r8] │ │ │ │ + mul r1, r0, r1 │ │ │ │ movw r0, #35052 @ 0x88ec │ │ │ │ blx r6 │ │ │ │ ldr r3, [r7] │ │ │ │ - ldr r1, [r5, #304] @ 0x130 │ │ │ │ movw r0, #35052 @ 0x88ec │ │ │ │ + ldr r1, [r5, #304] @ 0x130 │ │ │ │ blx r3 │ │ │ │ - ldr r1, [r4, #64] @ 0x40 │ │ │ │ - ldr ip, [r4, #24] │ │ │ │ - movw r3, #35048 @ 0x88e8 │ │ │ │ + ldr r1, [r4, #24] │ │ │ │ mov r2, #0 │ │ │ │ - mul r1, ip, r1 │ │ │ │ - ldr r6, [r8] │ │ │ │ movw r0, #35052 @ 0x88ec │ │ │ │ - blx r6 │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ + ldr r6, [r8] │ │ │ │ + mul r1, r1, r3 │ │ │ │ + movw r3, #35048 @ 0x88e8 │ │ │ │ + blx r6 │ │ │ │ ldr r2, [r4, #24] │ │ │ │ + ldr r3, [r4, #64] @ 0x40 │ │ │ │ mul r3, r2, r3 │ │ │ │ str r3, [r5, #308] @ 0x134 │ │ │ │ - ldr r5, [pc, #292] @ 51d2c │ │ │ │ + ldr r5, [pc, #292] @ 539c0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r5, #312] @ 0x138 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 51c54 │ │ │ │ + beq 538e8 │ │ │ │ ldr r0, [r5, #316] @ 0x13c │ │ │ │ - ldr r2, [r4] │ │ │ │ str r6, [r4, #48] @ 0x30 │ │ │ │ + ldr r3, [r4] │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ - b 51a48 │ │ │ │ - ldr r3, [pc, #256] @ 51d30 │ │ │ │ + b 536dc │ │ │ │ + ldr r3, [pc, #256] @ 539c4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #324] @ 0x144 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 51978 │ │ │ │ - ldr r2, [pc, #240] @ 51d34 │ │ │ │ + bne 5360c │ │ │ │ + ldr r2, [pc, #240] @ 539c8 │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 51978 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 5360c │ │ │ │ ldr r3, [r7] │ │ │ │ - ldr r1, [r5, #300] @ 0x12c │ │ │ │ movw r0, #35052 @ 0x88ec │ │ │ │ + ldr r1, [r5, #300] @ 0x12c │ │ │ │ blx r3 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ - ldr r2, [r4, #64] @ 0x40 │ │ │ │ mov r3, #10 │ │ │ │ - mul r2, r1, r2 │ │ │ │ + movw r0, #35052 @ 0x88ec │ │ │ │ + ldr r2, [r4, #64] @ 0x40 │ │ │ │ ldr r8, [r9] │ │ │ │ + mul r2, r1, r2 │ │ │ │ mov r1, r6 │ │ │ │ - movw r0, #35052 @ 0x88ec │ │ │ │ blx r8 │ │ │ │ ldr r3, [r7] │ │ │ │ - ldr r1, [r5, #304] @ 0x130 │ │ │ │ str r0, [r5, #312] @ 0x138 │ │ │ │ movw r0, #35052 @ 0x88ec │ │ │ │ + ldr r1, [r5, #304] @ 0x130 │ │ │ │ blx r3 │ │ │ │ - ldr r2, [r4, #64] @ 0x40 │ │ │ │ - ldr ip, [r4, #24] │ │ │ │ + ldr r2, [r4, #24] │ │ │ │ mov r1, r6 │ │ │ │ - mul r2, ip, r2 │ │ │ │ + movw r0, #35052 @ 0x88ec │ │ │ │ + ldr r3, [r4, #64] @ 0x40 │ │ │ │ ldr r7, [r9] │ │ │ │ + mul r2, r2, r3 │ │ │ │ mov r3, #10 │ │ │ │ - movw r0, #35052 @ 0x88ec │ │ │ │ blx r7 │ │ │ │ ldr r6, [r5, #312] @ 0x138 │ │ │ │ str r0, [r5, #316] @ 0x13c │ │ │ │ - b 51c18 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ + b 538ac │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ andeq r0, r0, r0 │ │ │ │ - eoreq r9, pc, r0, lsr #9 │ │ │ │ - eoreq ip, lr, r0, lsr fp │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq ip, lr, ip, lsl fp │ │ │ │ - strdeq ip, [lr], -r8 @ │ │ │ │ - andeq r1, r0, r8, lsr #16 │ │ │ │ - andeq r1, r0, r0, asr #14 │ │ │ │ - muleq r0, ip, r5 │ │ │ │ - strdeq r1, [r0], -ip │ │ │ │ - eoreq r9, pc, ip, asr r3 @ │ │ │ │ - andeq r1, r0, r8, lsr #23 │ │ │ │ - andeq r1, r0, r4, asr #14 │ │ │ │ - andeq r1, r0, r4, ror #12 │ │ │ │ - andeq r1, r0, r8, ror ip │ │ │ │ - ldrdeq r9, [pc], -r4 @ │ │ │ │ - strhteq r9, [pc], -r0 │ │ │ │ - mlaeq pc, r8, r2, r9 @ │ │ │ │ - eoreq r9, pc, r8, lsl #5 │ │ │ │ - eoreq r9, pc, r8, asr r2 @ │ │ │ │ - eoreq r9, pc, r8, lsr #4 │ │ │ │ - eoreq r9, pc, r4, ror #3 │ │ │ │ - eoreq r9, pc, r8, asr #3 │ │ │ │ - andseq pc, r7, r4, lsr #20 │ │ │ │ - mlaeq pc, r8, r0, r9 @ │ │ │ │ - eoreq r9, pc, r4, lsl r0 @ │ │ │ │ - eoreq r8, pc, ip, ror #31 │ │ │ │ - andseq pc, r7, ip, asr #17 │ │ │ │ + ldrsbteq sl, [r0], -r4 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq r7, r1, r0, lsl r8 │ │ │ │ + eorseq sl, r0, r0, asr #29 │ │ │ │ + mlaseq r0, r0, lr, sl │ │ │ │ + andeq r1, r0, r4, lsl r8 │ │ │ │ + andeq r1, r0, ip, lsr #14 │ │ │ │ + andeq r1, r0, r8, lsl #11 │ │ │ │ + andeq r1, r0, r8, ror #25 │ │ │ │ + eorseq r7, r1, r8, asr #13 │ │ │ │ + muleq r0, r4, fp │ │ │ │ + andeq r1, r0, r0, lsr r7 │ │ │ │ + andeq r1, r0, r0, asr r6 │ │ │ │ + andeq r1, r0, r4, ror #24 │ │ │ │ + eorseq r7, r1, ip, lsr r6 │ │ │ │ + eorseq r7, r1, ip, lsl r6 │ │ │ │ + eorseq r7, r1, r4, lsl #12 │ │ │ │ + ldrshteq r7, [r1], -r4 │ │ │ │ + eorseq r7, r1, r4, asr #11 │ │ │ │ + mlaseq r1, r4, r5, r7 │ │ │ │ + eorseq r7, r1, r0, asr r5 │ │ │ │ + eorseq r7, r1, ip, lsr #10 │ │ │ │ + @ instruction: 0x0018ffdc │ │ │ │ + eorseq r7, r1, r4, lsl #8 │ │ │ │ + eorseq r7, r1, r0, lsl #7 │ │ │ │ + eorseq r7, r1, r8, asr r3 │ │ │ │ + andseq pc, r8, r4, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ - ldr r8, [pc, #756] @ 52044 │ │ │ │ - ldr r3, [pc, #756] @ 52048 │ │ │ │ + ldr r8, [pc, #772] @ 53cf4 │ │ │ │ + sub sp, sp, #16 │ │ │ │ + movw r0, #7939 @ 0x1f03 │ │ │ │ + ldr r3, [pc, #764] @ 53cf8 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r6, [r8, r3] │ │ │ │ - sub sp, sp, #16 │ │ │ │ ldr r3, [r6] │ │ │ │ - movw r0, #7939 @ 0x1f03 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #7936 @ 0x1f00 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r4, r0 │ │ │ │ @@ -45489,59318 +47391,61862 @@ │ │ │ │ blx r3 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r7, r0 │ │ │ │ movw r0, #7937 @ 0x1f01 │ │ │ │ blx r3 │ │ │ │ cmp r4, #0 │ │ │ │ mov r6, r0 │ │ │ │ - beq 51e00 │ │ │ │ - ldr r1, [pc, #672] @ 5204c │ │ │ │ + beq 53aa0 │ │ │ │ + ldr r1, [pc, #688] @ 53cfc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 21800 │ │ │ │ + bl 21768 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 51e00 │ │ │ │ - ldr r2, [pc, #652] @ 52050 │ │ │ │ + beq 53aa0 │ │ │ │ + ldr r2, [pc, #668] @ 53d00 │ │ │ │ mov r3, r6 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #6 │ │ │ │ mov r0, #3 │ │ │ │ stm sp, {r4, r7} │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r1, [pc, #628] @ 52054 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r1, [pc, #644] @ 53d04 │ │ │ │ mov r2, #4 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 249b0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 248dc │ │ │ │ subs r1, r0, #0 │ │ │ │ - beq 52000 │ │ │ │ + beq 53cb0 │ │ │ │ mov r4, #1 │ │ │ │ mov r1, #0 │ │ │ │ - b 51e28 │ │ │ │ - ldr r2, [pc, #592] @ 52058 │ │ │ │ + b 53ac4 │ │ │ │ + ldr r2, [pc, #608] @ 53d08 │ │ │ │ mov r1, #6 │ │ │ │ - str r4, [sp] │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, #3 │ │ │ │ + stm sp, {r4, r7} │ │ │ │ mov r4, #0 │ │ │ │ - str r7, [sp, #4] │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r1, r4 │ │ │ │ - ldr r3, [pc, #556] @ 5205c │ │ │ │ + ldr r3, [pc, #576] @ 53d0c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #388] @ 0x184 │ │ │ │ cmn r2, #1 │ │ │ │ streq r1, [r3, #388] @ 0x184 │ │ │ │ - ldr r3, [pc, #540] @ 52060 │ │ │ │ + ldr r3, [pc, #560] @ 53d10 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #408] @ 0x198 │ │ │ │ cmn r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ streq r2, [r3, #408] @ 0x198 │ │ │ │ - ldr r3, [pc, #520] @ 52064 │ │ │ │ + ldr r3, [pc, #540] @ 53d14 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #412] @ 0x19c │ │ │ │ cmn r2, #1 │ │ │ │ - beq 51f74 │ │ │ │ - ldr r3, [pc, #504] @ 52068 │ │ │ │ + beq 53c24 │ │ │ │ + ldr r3, [pc, #524] @ 53d18 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #416] @ 0x1a0 │ │ │ │ cmn r2, #1 │ │ │ │ - bne 51e94 │ │ │ │ - ldr r2, [pc, #488] @ 5206c │ │ │ │ + bne 53b30 │ │ │ │ + ldr r2, [pc, #508] @ 53d1c │ │ │ │ ldr r2, [r8, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ subs r2, r2, #0 │ │ │ │ movne r2, #1 │ │ │ │ str r2, [r3, #416] @ 0x1a0 │ │ │ │ - ldr r6, [pc, #468] @ 52070 │ │ │ │ + ldr r6, [pc, #488] @ 53d20 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, #420] @ 0x1a4 │ │ │ │ cmn r3, #1 │ │ │ │ - beq 51fcc │ │ │ │ - ldr r3, [pc, #452] @ 52074 │ │ │ │ + beq 53c7c │ │ │ │ + ldr r3, [pc, #472] @ 53d24 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #428] @ 0x1ac │ │ │ │ cmn r3, #1 │ │ │ │ - beq 51f44 │ │ │ │ + beq 53bf4 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 51f00 │ │ │ │ - ldr r2, [pc, #428] @ 52078 │ │ │ │ + beq 53b9c │ │ │ │ + ldr r2, [pc, #448] @ 53d28 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, #432] @ 0x1b0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #1 │ │ │ │ - bls 51eec │ │ │ │ + bls 53b88 │ │ │ │ ldr r3, [r2, #436] @ 0x1b4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #1 │ │ │ │ - bhi 51f00 │ │ │ │ - ldr r2, [pc, #392] @ 5207c │ │ │ │ + bhi 53b9c │ │ │ │ + ldr r2, [pc, #412] @ 53d2c │ │ │ │ mov r1, #2 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r1, [pc, #376] @ 52080 │ │ │ │ - ldr r2, [pc, #376] @ 52084 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr ip, [r1, #428] @ 0x1ac │ │ │ │ - ldr r0, [r1, #420] @ 0x1a4 │ │ │ │ - ldr r3, [r1, #388] @ 0x184 │ │ │ │ - str ip, [sp, #12] │ │ │ │ - str r0, [sp, #8] │ │ │ │ - ldr ip, [r1, #412] @ 0x19c │ │ │ │ - ldr r0, [r1, #408] @ 0x198 │ │ │ │ add r2, pc, r2 │ │ │ │ - stm sp, {r0, ip} │ │ │ │ + bl b155c │ │ │ │ + ldr ip, [pc, #396] @ 53d30 │ │ │ │ mov r1, #6 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ + ldr r2, [pc, #388] @ 53d34 │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r3, [ip, #388] @ 0x184 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [ip, #408] @ 0x198 │ │ │ │ + str lr, [sp] │ │ │ │ + ldr lr, [ip, #412] @ 0x19c │ │ │ │ + str lr, [sp, #4] │ │ │ │ + ldr lr, [ip, #420] @ 0x1a4 │ │ │ │ + str lr, [sp, #8] │ │ │ │ + ldr ip, [ip, #428] @ 0x1ac │ │ │ │ + str ip, [sp, #12] │ │ │ │ + bl b155c │ │ │ │ add sp, sp, #16 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ cmp r5, #0 │ │ │ │ - beq 51f64 │ │ │ │ - ldr r1, [pc, #308] @ 52088 │ │ │ │ + beq 53c14 │ │ │ │ + ldr r1, [pc, #308] @ 53d38 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 21800 │ │ │ │ + bl 21768 │ │ │ │ subs r5, r0, #0 │ │ │ │ movne r5, #1 │ │ │ │ - ldr r3, [pc, #288] @ 5208c │ │ │ │ + ldr r3, [pc, #288] @ 53d3c │ │ │ │ add r3, pc, r3 │ │ │ │ str r5, [r3, #428] @ 0x1ac │ │ │ │ - b 51ebc │ │ │ │ + b 53b58 │ │ │ │ mov r2, #0 │ │ │ │ cmp r5, #0 │ │ │ │ str r2, [r3, #412] @ 0x19c │ │ │ │ - beq 51e68 │ │ │ │ - ldr r1, [pc, #260] @ 52090 │ │ │ │ + beq 53b04 │ │ │ │ + ldr r1, [pc, #260] @ 53d40 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 21800 │ │ │ │ + bl 21768 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 51e68 │ │ │ │ + beq 53b04 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 51fbc │ │ │ │ - ldr r1, [pc, #232] @ 52094 │ │ │ │ + beq 53c6c │ │ │ │ + ldr r1, [pc, #232] @ 53d44 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 21800 │ │ │ │ + bl 21768 │ │ │ │ subs r6, r0, #0 │ │ │ │ movne r6, #1 │ │ │ │ - ldr r3, [pc, #212] @ 52098 │ │ │ │ + ldr r3, [pc, #212] @ 53d48 │ │ │ │ add r3, pc, r3 │ │ │ │ str r6, [r3, #412] @ 0x19c │ │ │ │ - b 51e68 │ │ │ │ - bl 4ebbc │ │ │ │ + b 53b04 │ │ │ │ + bl 50640 │ │ │ │ ldr r3, [r6, #424] @ 0x1a8 │ │ │ │ - cmp r3, #4 │ │ │ │ str r0, [r6, #420] @ 0x1a4 │ │ │ │ - bne 51ea8 │ │ │ │ + cmp r3, #4 │ │ │ │ + bne 53b44 │ │ │ │ cmp r0, #7 │ │ │ │ - bhi 51ea8 │ │ │ │ + bhi 53b44 │ │ │ │ mov r3, #162 @ 0xa2 │ │ │ │ lsr r3, r3, r0 │ │ │ │ tst r3, #1 │ │ │ │ movne r3, #0 │ │ │ │ strne r3, [r6, #420] @ 0x1a4 │ │ │ │ - b 51ea8 │ │ │ │ - add r0, r7, #4 │ │ │ │ + b 53b44 │ │ │ │ mov r2, #10 │ │ │ │ - bl 233b4 │ │ │ │ - ldr r2, [pc, #136] @ 5209c │ │ │ │ - mov r1, #6 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r4, #1 │ │ │ │ - mov r7, r0 │ │ │ │ + add r0, r7, #4 │ │ │ │ + bl 232f8 │ │ │ │ + ldr r2, [pc, #136] @ 53d4c │ │ │ │ + mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ + mov r1, #6 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - subs r1, r7, #0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + subs r1, r4, #0 │ │ │ │ movw r3, #8394 @ 0x20ca │ │ │ │ movne r1, #1 │ │ │ │ - cmp r7, r3 │ │ │ │ + cmp r4, r3 │ │ │ │ movgt r1, #0 │ │ │ │ - b 51e28 │ │ │ │ - eoreq ip, lr, r0, ror r5 │ │ │ │ - muleq r0, r4, r5 │ │ │ │ - andseq pc, r7, ip, lsr #15 │ │ │ │ - mulseq r7, r8, r7 │ │ │ │ - @ instruction: 0x0017f7b0 │ │ │ │ - andseq pc, r7, r0, asr r7 @ │ │ │ │ - eoreq r8, pc, ip, ror #27 │ │ │ │ - ldrdeq r8, [pc], -r8 @ │ │ │ │ - eoreq r8, pc, r0, asr #27 │ │ │ │ - eoreq r8, pc, ip, lsr #27 │ │ │ │ - @ instruction: 0x000017b4 │ │ │ │ - eoreq r8, pc, r0, lsl #27 │ │ │ │ - eoreq r8, pc, ip, ror #26 │ │ │ │ - eoreq r8, pc, r0, asr sp @ │ │ │ │ - @ instruction: 0x0017f6fc │ │ │ │ - eoreq r8, pc, r0, lsl sp @ │ │ │ │ - andseq pc, r7, r4, lsr r7 @ │ │ │ │ - mulseq r7, r0, r6 │ │ │ │ - strhteq r8, [pc], -r0 │ │ │ │ - andseq pc, r7, r4, lsr r6 @ │ │ │ │ - andseq pc, r7, r8, lsr #12 │ │ │ │ - eoreq r8, pc, r8, asr ip @ │ │ │ │ - andseq pc, r7, r4, lsl #11 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ + mov r4, #1 │ │ │ │ + b 53ac4 │ │ │ │ + ldrsbteq sl, [r0], -r8 │ │ │ │ + andeq r1, r0, r0, lsl #11 │ │ │ │ + andseq pc, r8, ip, asr sp @ │ │ │ │ + andseq pc, r8, ip, lsr sp @ │ │ │ │ + andseq pc, r8, ip, asr sp @ │ │ │ │ + @ instruction: 0x0018fcf4 │ │ │ │ + eorseq r7, r1, r0, asr r1 │ │ │ │ + eorseq r7, r1, ip, lsr r1 │ │ │ │ + eorseq r7, r1, r4, lsr #2 │ │ │ │ + eorseq r7, r1, r0, lsl r1 │ │ │ │ + andeq r1, r0, r0, lsr #15 │ │ │ │ + eorseq r7, r1, r4, ror #1 │ │ │ │ + ldrsbteq r7, [r1], -r0 │ │ │ │ + ldrhteq r7, [r1], -r4 │ │ │ │ + andseq pc, r8, ip, lsr #25 │ │ │ │ + eorseq r7, r1, ip, rrx │ │ │ │ + @ instruction: 0x0018fcf8 │ │ │ │ + andseq pc, r8, r0, lsr ip @ │ │ │ │ + eorseq r7, r1, r0 │ │ │ │ + @ instruction: 0x0018fbd4 │ │ │ │ + andseq pc, r8, r8, asr #23 │ │ │ │ + eorseq r6, r1, r8, lsr #31 │ │ │ │ + andseq pc, r8, r8, lsl fp @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ + strd r4, [sp, #-20]! @ 0xffffffec │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str lr, [sp, #16] │ │ │ │ vpush {d8-d13} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3896] @ 0xf38 │ │ │ │ - ldr r4, [pc, #1032] @ 524c4 │ │ │ │ - vldr d8, [pc, #992] @ 524a0 │ │ │ │ + ldr r4, [pc, #1040] @ 54184 │ │ │ │ + sub sp, sp, #132 @ 0x84 │ │ │ │ + ldr r2, [pc, #1036] @ 54188 │ │ │ │ + ldr r3, [pc, #1036] @ 5418c │ │ │ │ add r4, pc, r4 │ │ │ │ + vldr d8, [pc, #984] @ 54160 │ │ │ │ + add r2, pc, r2 │ │ │ │ vldr s15, [r4, #448] @ 0x1c0 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ ldr r2, [r4, #444] @ 0x1bc │ │ │ │ + vcvt.f64.s32 d19, s15 │ │ │ │ + vldr s15, [r4, #440] @ 0x1b8 │ │ │ │ + ldr r3, [r3] │ │ │ │ + str r3, [sp, #124] @ 0x7c │ │ │ │ + mov r3, #0 │ │ │ │ ldr r3, [r4, #452] @ 0x1c4 │ │ │ │ - vcvt.f64.s32 d7, s15 │ │ │ │ add r2, r2, #100 @ 0x64 │ │ │ │ - add r3, r3, #100 @ 0x64 │ │ │ │ - vldr d11, [pc, #968] @ 524a8 │ │ │ │ - sub sp, sp, #132 @ 0x84 │ │ │ │ - vdiv.f64 d12, d7, d8 │ │ │ │ - vldr s15, [r4, #440] @ 0x1b8 │ │ │ │ - ldr r5, [pc, #984] @ 524c8 │ │ │ │ - vldr d3, [pc, #956] @ 524b0 │ │ │ │ - vcvt.f64.s32 d5, s15 │ │ │ │ + vldr d12, [pc, #944] @ 54168 │ │ │ │ + vcvt.f64.s32 d18, s15 │ │ │ │ vmov s15, r2 │ │ │ │ - ldr r2, [pc, #972] @ 524cc │ │ │ │ + add r3, r3, #100 @ 0x64 │ │ │ │ + vldr d20, [pc, #936] @ 54170 │ │ │ │ + vdiv.f64 d11, d19, d8 │ │ │ │ + ldr r5, [pc, #960] @ 54190 │ │ │ │ + vdiv.f64 d19, d18, d8 │ │ │ │ add r5, pc, r5 │ │ │ │ - vcvt.f64.s32 d6, s15 │ │ │ │ + vcvt.f64.s32 d17, s15 │ │ │ │ vmov s15, r3 │ │ │ │ - vdiv.f64 d4, d5, d8 │ │ │ │ - ldr r3, [pc, #956] @ 524d0 │ │ │ │ - vcvt.f64.s32 d7, s15 │ │ │ │ - add r2, pc, r2 │ │ │ │ - vdiv.f64 d5, d6, d8 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - str r3, [sp, #124] @ 0x7c │ │ │ │ - mov r3, #0 │ │ │ │ - vdiv.f64 d6, d7, d8 │ │ │ │ + vdiv.f64 d18, d17, d8 │ │ │ │ + vmul.f64 d20, d11, d20 │ │ │ │ + vcvt.f64.s32 d16, s15 │ │ │ │ vldr s15, [r4, #456] @ 0x1c8 │ │ │ │ + vcvt.f32.f64 s22, d20 │ │ │ │ + vcvt.f32.f64 s27, d19 │ │ │ │ + vdiv.f64 d17, d16, d8 │ │ │ │ vcvt.f64.s32 d0, s15 │ │ │ │ - vmul.f64 d0, d0, d11 │ │ │ │ - vmul.f64 d3, d12, d3 │ │ │ │ + vmul.f64 d0, d0, d12 │ │ │ │ + vcvt.f32.f64 s26, d18 │ │ │ │ vdiv.f64 d0, d0, d8 │ │ │ │ - vcvt.f32.f64 s24, d3 │ │ │ │ - vcvt.f32.f64 s25, d4 │ │ │ │ - vcvt.f32.f64 s27, d5 │ │ │ │ - vcvt.f32.f64 s26, d6 │ │ │ │ - bl 21824 │ │ │ │ + vcvt.f32.f64 s23, d17 │ │ │ │ + bl 2178c │ │ │ │ vldr s15, [r4, #460] @ 0x1cc │ │ │ │ vmov.f64 d10, d0 │ │ │ │ - vcvt.f64.s32 d0, s15 │ │ │ │ - vmul.f64 d0, d0, d11 │ │ │ │ + vcvt.f64.s32 d16, s15 │ │ │ │ + vmul.f64 d0, d16, d12 │ │ │ │ vdiv.f64 d0, d0, d8 │ │ │ │ - bl 21824 │ │ │ │ + bl 2178c │ │ │ │ vldr s15, [r4, #464] @ 0x1d0 │ │ │ │ vmov.f64 d9, d0 │ │ │ │ - vcvt.f64.s32 d0, s15 │ │ │ │ - vmul.f64 d0, d0, d11 │ │ │ │ + vcvt.f64.s32 d16, s15 │ │ │ │ + vmul.f64 d0, d16, d12 │ │ │ │ vdiv.f64 d0, d0, d8 │ │ │ │ - bl 21824 │ │ │ │ - mov r2, #36 @ 0x24 │ │ │ │ - mov r1, #0 │ │ │ │ - add r0, sp, #88 @ 0x58 │ │ │ │ + bl 2178c │ │ │ │ + vldr s15, [pc, #824] @ 54180 │ │ │ │ + vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ vcvt.f32.f64 s20, d10 │ │ │ │ vcvt.f32.f64 s18, d9 │ │ │ │ - vmov.f64 d8, d0 │ │ │ │ - bl 24368 │ │ │ │ - vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ - ldr r3, [r4, #424] @ 0x1a8 │ │ │ │ + vstr s27, [sp, #60] @ 0x3c │ │ │ │ + ldr r2, [r4, #468] @ 0x1d4 │ │ │ │ + vmov.i32 q8, #0 @ 0x00000000 │ │ │ │ vldr s14, [r4, #484] @ 0x1e4 │ │ │ │ - vldr s15, [pc, #776] @ 524c0 │ │ │ │ - cmp r3, #4 │ │ │ │ + ldr r1, [r4, #424] @ 0x1a8 │ │ │ │ + str r2, [sp, #44] @ 0x2c │ │ │ │ + ldr r3, [r4, #384] @ 0x180 │ │ │ │ + vstr s26, [sp, #64] @ 0x40 │ │ │ │ + ldr r2, [r4, #472] @ 0x1d8 │ │ │ │ vcvt.s32.f32 s14, s14 │ │ │ │ - vmoveq.f32 s15, s13 │ │ │ │ - vcvt.f32.f64 s16, d8 │ │ │ │ - ldr r1, [r4, #468] @ 0x1d4 │ │ │ │ - ldr r3, [r4, #472] @ 0x1d8 │ │ │ │ - str r1, [sp, #44] @ 0x2c │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ - ldr r1, [r4, #476] @ 0x1dc │ │ │ │ - ldr r3, [r4, #480] @ 0x1e0 │ │ │ │ - ldr r2, [r4, #488] @ 0x1e8 │ │ │ │ - str r1, [sp, #52] @ 0x34 │ │ │ │ - str r3, [sp, #56] @ 0x38 │ │ │ │ + cmp r1, #4 │ │ │ │ ldr r1, [r4, #392] @ 0x188 │ │ │ │ - ldr r3, [r4, #384] @ 0x180 │ │ │ │ - str r3, [sp, #92] @ 0x5c │ │ │ │ - str r1, [sp, #96] @ 0x60 │ │ │ │ - add r3, sp, #28 │ │ │ │ - add r1, sp, #20 │ │ │ │ - str r2, [sp, #112] @ 0x70 │ │ │ │ + vseleq.f32 s15, s13, s15 │ │ │ │ + ldr r0, [r4, #488] @ 0x1e8 │ │ │ │ + str r2, [sp, #48] @ 0x30 │ │ │ │ + ldr r2, [r4, #476] @ 0x1dc │ │ │ │ + vstr s22, [sp, #68] @ 0x44 │ │ │ │ + vstr s23, [sp, #72] @ 0x48 │ │ │ │ + str r0, [sp, #112] @ 0x70 │ │ │ │ + str r2, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [r4, #404] @ 0x194 │ │ │ │ - add r2, sp, #24 │ │ │ │ - vstr s25, [sp, #60] @ 0x3c │ │ │ │ - vstr s27, [sp, #64] @ 0x40 │ │ │ │ - vstr s24, [sp, #68] @ 0x44 │ │ │ │ - vstr s26, [sp, #72] @ 0x48 │ │ │ │ vstr s20, [sp, #76] @ 0x4c │ │ │ │ + ldr r2, [r4, #480] @ 0x1e0 │ │ │ │ vstr s18, [sp, #80] @ 0x50 │ │ │ │ - vstr s16, [sp, #84] @ 0x54 │ │ │ │ + vstr s0, [sp, #84] @ 0x54 │ │ │ │ + str r2, [sp, #56] @ 0x38 │ │ │ │ + add r2, sp, #88 @ 0x58 │ │ │ │ + vst1.8 {d16-d17}, [r2] │ │ │ │ + add r2, sp, #24 │ │ │ │ + str r3, [sp, #92] @ 0x5c │ │ │ │ + add r3, sp, #28 │ │ │ │ + str r1, [sp, #96] @ 0x60 │ │ │ │ + add r1, sp, #20 │ │ │ │ + vstr d16, [sp, #104] @ 0x68 │ │ │ │ vstr s14, [sp, #108] @ 0x6c │ │ │ │ + vstr d16, [sp, #116] @ 0x74 │ │ │ │ vstr s15, [sp, #116] @ 0x74 │ │ │ │ - bl ca6f8 │ │ │ │ - ldr r1, [sp, #20] │ │ │ │ - ldr r3, [sp, #92] @ 0x5c │ │ │ │ - ldr r2, [sp, #96] @ 0x60 │ │ │ │ - asr r3, r3, r1 │ │ │ │ - ldr r1, [sp, #24] │ │ │ │ - str r3, [sp, #100] @ 0x64 │ │ │ │ + bl d1e94 │ │ │ │ + ldrd r0, [sp, #20] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ - asr r2, r2, r1 │ │ │ │ - ldr r1, [r4, #492] @ 0x1ec │ │ │ │ + ldr r2, [sp, #92] @ 0x5c │ │ │ │ + ldr ip, [r4, #492] @ 0x1ec │ │ │ │ rsb r3, r3, #0 │ │ │ │ and r3, r3, #7 │ │ │ │ - str r2, [sp, #104] @ 0x68 │ │ │ │ - cmp r1, #0 │ │ │ │ - ldr r2, [r4, #400] @ 0x190 │ │ │ │ + asr r2, r2, r0 │ │ │ │ + ldr r0, [r4, #400] @ 0x190 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ - str r2, [sp, #108] @ 0x6c │ │ │ │ - beq 522c8 │ │ │ │ - vldr s10, [sp, #76] @ 0x4c │ │ │ │ - vldr s12, [sp, #80] @ 0x50 │ │ │ │ - vldr s14, [sp, #84] @ 0x54 │ │ │ │ - vcvt.f64.f32 d5, s10 │ │ │ │ - vcvt.f64.f32 d6, s12 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - vldr d4, [pc, #544] @ 524b8 │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ + cmp ip, #0 │ │ │ │ + str r2, [sp, #100] @ 0x64 │ │ │ │ + str r0, [sp, #108] @ 0x6c │ │ │ │ + asr r3, r3, r1 │ │ │ │ + str r3, [sp, #104] @ 0x68 │ │ │ │ + beq 53f7c │ │ │ │ + vldr s13, [sp, #76] @ 0x4c │ │ │ │ mov r2, #5 │ │ │ │ mov r3, #0 │ │ │ │ + vldr s14, [sp, #80] @ 0x50 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ - vmul.f64 d5, d5, d4 │ │ │ │ + vldr s15, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ - vmul.f64 d6, d6, d4 │ │ │ │ - vmul.f64 d7, d7, d4 │ │ │ │ - vcvt.f32.f64 s10, d5 │ │ │ │ - vcvt.f32.f64 s12, d6 │ │ │ │ - vcvt.f32.f64 s14, d7 │ │ │ │ - vstr s10, [sp, #76] @ 0x4c │ │ │ │ - vstr s12, [sp, #80] @ 0x50 │ │ │ │ - vstr s14, [sp, #84] @ 0x54 │ │ │ │ - ldr r6, [pc, #516] @ 524d4 │ │ │ │ + vldr d19, [pc, #552] @ 54178 │ │ │ │ + vcvt.f64.f32 d18, s13 │ │ │ │ + vcvt.f64.f32 d17, s14 │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ + vmul.f64 d18, d18, d19 │ │ │ │ + vmul.f64 d17, d17, d19 │ │ │ │ + vmul.f64 d16, d16, d19 │ │ │ │ + vcvt.f32.f64 s13, d18 │ │ │ │ + vcvt.f32.f64 s14, d17 │ │ │ │ + vcvt.f32.f64 s15, d16 │ │ │ │ + vstr s13, [sp, #76] @ 0x4c │ │ │ │ + vstr s14, [sp, #80] @ 0x50 │ │ │ │ + vstr s15, [sp, #84] @ 0x54 │ │ │ │ + ldr r6, [pc, #528] @ 54194 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ + bl 50778 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 4ecdc │ │ │ │ ldr r0, [r6, #328] @ 0x148 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 52380 │ │ │ │ - ldr r1, [pc, #492] @ 524d8 │ │ │ │ + beq 54038 │ │ │ │ + ldr r1, [pc, #504] @ 54198 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 2372c │ │ │ │ + bl 23664 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 52540 │ │ │ │ - ldr r1, [pc, #476] @ 524dc │ │ │ │ + beq 541fc │ │ │ │ + mov r1, #1 │ │ │ │ + movt r1, #16 │ │ │ │ mov r0, #1 │ │ │ │ - bl 25460 │ │ │ │ + bl 2538c │ │ │ │ + mov r3, r4 │ │ │ │ mov r2, #1048576 @ 0x100000 │ │ │ │ mov r1, #1 │ │ │ │ - mov r3, r4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 243ec │ │ │ │ + bl 24324 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2294c │ │ │ │ + bl 228a8 │ │ │ │ mov r1, r6 │ │ │ │ movw r0, #34820 @ 0x8804 │ │ │ │ - bl 4e500 │ │ │ │ + bl 4ff40 │ │ │ │ mov r0, r6 │ │ │ │ - bl 24c8c │ │ │ │ - vmov.f64 d7, #112 @ 0x3f800000 1.0 │ │ │ │ - ldr r3, [pc, #416] @ 524e0 │ │ │ │ + bl 24bb8 │ │ │ │ + ldr r3, [pc, #424] @ 5419c │ │ │ │ + vmov.f64 d16, #112 @ 0x3f800000 1.0 │ │ │ │ mov r1, #0 │ │ │ │ + movw r0, #34820 @ 0x8804 │ │ │ │ + ldr r2, [pc, #412] @ 541a0 │ │ │ │ add r3, pc, r3 │ │ │ │ vldr s2, [r3, #384] @ 0x180 │ │ │ │ vldr s3, [r3, #392] @ 0x188 │ │ │ │ - ldr r3, [pc, #400] @ 524e4 │ │ │ │ - vcvt.f64.s32 d6, s2 │ │ │ │ - vcvt.f64.s32 d5, s3 │ │ │ │ - ldr r3, [r5, r3] │ │ │ │ - vcvt.f32.s32 s3, s3 │ │ │ │ + ldr r3, [r5, r2] │ │ │ │ + vcvt.f64.s32 d19, s2 │ │ │ │ vcvt.f32.s32 s2, s2 │ │ │ │ - vdiv.f64 d0, d7, d6 │ │ │ │ + vcvt.f64.s32 d17, s3 │ │ │ │ + vcvt.f32.s32 s3, s3 │ │ │ │ ldr r3, [r3] │ │ │ │ - movw r0, #34820 @ 0x8804 │ │ │ │ - vdiv.f64 d6, d7, d5 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vcvt.f32.f64 s1, d6 │ │ │ │ + vdiv.f64 d18, d16, d17 │ │ │ │ + vdiv.f64 d17, d16, d19 │ │ │ │ + vcvt.f32.f64 s1, d18 │ │ │ │ + vcvt.f32.f64 s0, d17 │ │ │ │ blx r3 │ │ │ │ - ldr r4, [pc, #352] @ 524e8 │ │ │ │ + ldr r4, [pc, #356] @ 541a4 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4, #332] @ 0x14c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 5246c │ │ │ │ - ldr r1, [pc, #336] @ 524ec │ │ │ │ + beq 54124 │ │ │ │ + ldr r1, [pc, #340] @ 541a8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 2372c │ │ │ │ + bl 23664 │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 52524 │ │ │ │ - ldr r3, [pc, #320] @ 524f0 │ │ │ │ + beq 541e0 │ │ │ │ + ldr r3, [pc, #324] @ 541ac │ │ │ │ movw r0, #33987 @ 0x84c3 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ ldr r3, [r7] │ │ │ │ blx r3 │ │ │ │ - ldr ip, [r4, #500] @ 0x1f4 │ │ │ │ ldr r3, [r4, #496] @ 0x1f0 │ │ │ │ - mov r1, #0 │ │ │ │ - cmp ip, r1 │ │ │ │ + movw r1, #3553 @ 0xde1 │ │ │ │ + movw r0, #34037 @ 0x84f5 │ │ │ │ + ldr r2, [r4, #500] @ 0x1f4 │ │ │ │ + cmp r2, #0 │ │ │ │ + add r2, sp, #40 @ 0x28 │ │ │ │ + str r2, [sp, #8] │ │ │ │ + add r2, sp, #36 @ 0x24 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + add r2, sp, #32 │ │ │ │ + str r2, [sp] │ │ │ │ movw r2, #9729 @ 0x2601 │ │ │ │ moveq r2, #9728 @ 0x2600 │ │ │ │ - cmp r3, r1 │ │ │ │ - add r3, sp, #40 @ 0x28 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - add r3, sp, #36 @ 0x24 │ │ │ │ - movw ip, #3553 @ 0xde1 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - add r3, sp, #32 │ │ │ │ - movw r0, #34037 @ 0x84f5 │ │ │ │ - str r3, [sp] │ │ │ │ - moveq r0, ip │ │ │ │ + cmp r3, #0 │ │ │ │ mov r3, r6 │ │ │ │ - bl 4e334 │ │ │ │ + moveq r0, r1 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 4fd4c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 52504 │ │ │ │ - vldr s15, [sp, #32] │ │ │ │ - ldr r3, [pc, #204] @ 524e4 │ │ │ │ - vldr s9, [sp, #36] @ 0x24 │ │ │ │ - vcvt.f64.s32 d6, s15 │ │ │ │ + beq 541c0 │ │ │ │ vldr s15, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [r5, r3] │ │ │ │ - vcvt.f32.s32 s3, s9 │ │ │ │ - vcvt.f64.s32 d5, s15 │ │ │ │ - vmov.f64 d7, #112 @ 0x3f800000 1.0 │ │ │ │ - vdiv.f64 d0, d7, d6 │ │ │ │ - ldr r3, [r3] │ │ │ │ + vmov.f64 d16, #112 @ 0x3f800000 1.0 │ │ │ │ mov r1, #1 │ │ │ │ movw r0, #34820 @ 0x8804 │ │ │ │ - vdiv.f64 d6, d7, d5 │ │ │ │ + ldr r3, [pc, #196] @ 541a0 │ │ │ │ + vcvt.f64.s32 d17, s15 │ │ │ │ + vldr s15, [sp, #32] │ │ │ │ + ldr r3, [r5, r3] │ │ │ │ + vcvt.f64.s32 d19, s15 │ │ │ │ + vdiv.f64 d18, d16, d17 │ │ │ │ + vldr s15, [sp, #36] @ 0x24 │ │ │ │ + ldr r3, [r3] │ │ │ │ + vdiv.f64 d17, d16, d19 │ │ │ │ + vcvt.f32.s32 s3, s15 │ │ │ │ vldr s15, [sp, #32] │ │ │ │ vcvt.f32.s32 s2, s15 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vcvt.f32.f64 s1, d6 │ │ │ │ + vcvt.f32.f64 s1, d18 │ │ │ │ + vcvt.f32.f64 s0, d17 │ │ │ │ blx r3 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2294c │ │ │ │ + bl 228a8 │ │ │ │ ldr r3, [r7] │ │ │ │ movw r0, #33984 @ 0x84c0 │ │ │ │ blx r3 │ │ │ │ - ldr r2, [pc, #128] @ 524f4 │ │ │ │ - ldr r3, [pc, #88] @ 524d0 │ │ │ │ + ldr r2, [pc, #132] @ 541b0 │ │ │ │ + ldr r3, [pc, #92] @ 5418c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 52520 │ │ │ │ + bne 541dc │ │ │ │ add sp, sp, #132 @ 0x84 │ │ │ │ vpop {d8-d13} │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ - nop {0} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + add sp, sp, #16 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ andeq r0, r0, r0 │ │ │ │ subsmi r0, r9, r0 │ │ │ │ svccc 0x003bab73 │ │ │ │ @ instruction: 0x4000a2b2 │ │ │ │ - bpl 2006b14 <_IO_stdin_used@@MPLAYER_1+0x1e3fb04> │ │ │ │ + bpl 20087d4 <_IO_stdin_used@@MPLAYER_1+0x1e2f574> │ │ │ │ strdmi r2, [r9], -fp │ │ │ │ ldmibls r9, {r1, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ mulmi r1, r9, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - eoreq r8, pc, ip, asr fp @ │ │ │ │ - eoreq ip, lr, r4, asr #3 │ │ │ │ - eoreq ip, lr, ip, lsr #3 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq r8, pc, r8, asr #18 │ │ │ │ - andseq r5, r7, r8, lsl r4 │ │ │ │ - andseq r0, r0, r1 │ │ │ │ - ldrdeq r8, [pc], -r8 @ │ │ │ │ - @ instruction: 0x000019b0 │ │ │ │ - mlaeq pc, r4, r8, r8 @ │ │ │ │ - andseq r5, r7, r8, ror #6 │ │ │ │ - andeq r1, r0, r0, ror r5 │ │ │ │ - eoreq fp, lr, ip, asr #28 │ │ │ │ - andseq pc, r7, r0, lsl #4 │ │ │ │ - @ instruction: 0x0017f1bc │ │ │ │ - andseq pc, r7, ip, ror r1 @ │ │ │ │ - ldr r2, [pc, #-20] @ 524f8 │ │ │ │ + mlaseq r1, ip, lr, r6 │ │ │ │ + eorseq sl, r0, ip, asr #10 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq sl, r0, r0, lsl #10 │ │ │ │ + mlaseq r1, r0, ip, r6 │ │ │ │ + @ instruction: 0x001859b4 │ │ │ │ + eorseq r6, r1, r8, lsl ip │ │ │ │ + muleq r0, ip, r9 │ │ │ │ + ldrsbteq r6, [r1], -ip │ │ │ │ + andseq r5, r8, r0, lsl #18 │ │ │ │ + andeq r1, r0, ip, asr r5 │ │ │ │ + eorseq sl, r0, r4, lsr #3 │ │ │ │ + andseq pc, r8, ip, lsl #15 │ │ │ │ + andseq pc, r8, r8, asr #14 │ │ │ │ + andseq pc, r8, r8, lsl #14 │ │ │ │ + ldr r2, [pc, #-20] @ 541b4 │ │ │ │ + mov r1, #2 │ │ │ │ + mov r0, #3 │ │ │ │ ldr r3, [r4, #332] @ 0x14c │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 54110 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + ldr r2, [pc, #-48] @ 541b8 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 52458 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - ldr r2, [pc, #-48] @ 524fc │ │ │ │ ldr r3, [r4, #332] @ 0x14c │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 54124 │ │ │ │ + ldr r2, [pc, #-72] @ 541bc │ │ │ │ mov r1, #2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 5246c │ │ │ │ - ldr r2, [pc, #-72] @ 52500 │ │ │ │ ldr r3, [r6, #328] @ 0x148 │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r1, #2 │ │ │ │ - mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 52334 │ │ │ │ + bl b155c │ │ │ │ + b 53fec │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ - ldr sl, [sp, #40] @ 0x28 │ │ │ │ + sub sp, sp, #4 │ │ │ │ cmp r3, #0 │ │ │ │ - ldr r6, [sp, #44] @ 0x2c │ │ │ │ + ldr sl, [sp, #40] @ 0x28 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r0 │ │ │ │ - sub sl, sl, r3 │ │ │ │ sub r7, r2, r1 │ │ │ │ - ble 525b8 │ │ │ │ + ldr r6, [sp, #44] @ 0x2c │ │ │ │ + sub sl, sl, r3 │ │ │ │ + ble 54288 │ │ │ │ mov r8, r3 │ │ │ │ add r4, r0, r1 │ │ │ │ mov fp, r3 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ - bl 24368 │ │ │ │ - subs fp, fp, #1 │ │ │ │ add r4, r4, r5 │ │ │ │ - bne 52598 │ │ │ │ + bl 242a0 │ │ │ │ + subs fp, fp, #1 │ │ │ │ + bne 54268 │ │ │ │ mla r9, r8, r5, r9 │ │ │ │ cmp sl, #0 │ │ │ │ - pople {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + bgt 542ac │ │ │ │ + add sp, sp, #4 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mul r2, sl, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ - pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 24368 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + add sp, sp, #4 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + ldr lr, [sp, #32] │ │ │ │ + add sp, sp, #36 @ 0x24 │ │ │ │ + b 242a0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ vpush {d8} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ - ldr r8, [pc, #1016] @ 529e8 │ │ │ │ + ldr r8, [pc, #1048] @ 5471c │ │ │ │ tst r0, #1 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r8, pc, r8 │ │ │ │ - bne 526a0 │ │ │ │ - ldr r4, [pc, #1000] @ 529ec │ │ │ │ + bne 543b4 │ │ │ │ + ldr r4, [pc, #1032] @ 54720 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, #164] @ 0xa4 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 52930 │ │ │ │ - ldr r3, [pc, #984] @ 529f0 │ │ │ │ + beq 54650 │ │ │ │ + ldr r3, [pc, #1016] @ 54724 │ │ │ │ add r0, r4, #504 @ 0x1f8 │ │ │ │ ldr fp, [r8, r3] │ │ │ │ ldr r3, [fp] │ │ │ │ blx r3 │ │ │ │ - ldr r3, [pc, #968] @ 529f4 │ │ │ │ + ldr r3, [pc, #1000] @ 54728 │ │ │ │ movw r0, #3042 @ 0xbe2 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ blx r3 │ │ │ │ - ldr r3, [pc, #952] @ 529f8 │ │ │ │ + ldr r3, [pc, #984] @ 5472c │ │ │ │ mov r2, #8448 @ 0x2100 │ │ │ │ - ldr r5, [r8, r3] │ │ │ │ mov r1, #8704 @ 0x2200 │ │ │ │ - ldr r3, [r5] │ │ │ │ mov r0, #8960 @ 0x2300 │ │ │ │ + ldr r5, [r8, r3] │ │ │ │ + ldr r3, [r5] │ │ │ │ blx r3 │ │ │ │ - ldr r3, [pc, #928] @ 529fc │ │ │ │ + ldr r3, [pc, #960] @ 54730 │ │ │ │ movw r1, #771 @ 0x303 │ │ │ │ - ldr r3, [r8, r3] │ │ │ │ movw r0, #770 @ 0x302 │ │ │ │ + ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ blx r3 │ │ │ │ - ldr r3, [pc, #908] @ 52a00 │ │ │ │ + ldr r3, [pc, #940] @ 54734 │ │ │ │ ldr r0, [r4, #164] @ 0xa4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ blx r3 │ │ │ │ ldr r3, [r5] │ │ │ │ movw r2, #7681 @ 0x1e01 │ │ │ │ mov r1, #8704 @ 0x2200 │ │ │ │ mov r0, #8960 @ 0x2300 │ │ │ │ blx r3 │ │ │ │ - ldr r3, [pc, #872] @ 52a04 │ │ │ │ + ldr r3, [pc, #904] @ 54738 │ │ │ │ ldr r7, [r8, r3] │ │ │ │ - b 528e4 │ │ │ │ - ldr r4, [pc, #864] @ 52a08 │ │ │ │ + b 545f0 │ │ │ │ + ldr r4, [pc, #896] @ 5473c │ │ │ │ and r0, r0, #2 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ - ble 52928 │ │ │ │ - ldr r3, [pc, #816] @ 529f0 │ │ │ │ + ble 54648 │ │ │ │ + ldr r3, [pc, #848] @ 54724 │ │ │ │ cmp r0, #0 │ │ │ │ ldr fp, [r8, r3] │ │ │ │ ldr r3, [fp] │ │ │ │ - bne 5293c │ │ │ │ + bne 54670 │ │ │ │ add r0, r4, #504 @ 0x1f8 │ │ │ │ blx r3 │ │ │ │ - ldr r3, [pc, #792] @ 529f4 │ │ │ │ + ldr r3, [pc, #824] @ 54728 │ │ │ │ movw r0, #3042 @ 0xbe2 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ blx r3 │ │ │ │ - ldr r3, [pc, #780] @ 529fc │ │ │ │ + ldr r3, [pc, #812] @ 54730 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - ldr r4, [pc, #784] @ 52a0c │ │ │ │ + ldr r4, [pc, #816] @ 54740 │ │ │ │ mvn r3, #-16777216 @ 0xff000000 │ │ │ │ add r4, pc, r4 │ │ │ │ - ldr r0, [r4, #568] @ 0x238 │ │ │ │ - cmp r0, r3 │ │ │ │ - beq 5272c │ │ │ │ - ldr r3, [pc, #740] @ 529f8 │ │ │ │ + ldr r2, [r4, #568] @ 0x238 │ │ │ │ + cmp r2, r3 │ │ │ │ + beq 54440 │ │ │ │ + ldr r3, [pc, #772] @ 5472c │ │ │ │ + mov r2, #8448 @ 0x2100 │ │ │ │ + mov r1, #8704 @ 0x2200 │ │ │ │ mov r0, #8960 @ 0x2300 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ - mov r2, #8448 @ 0x2100 │ │ │ │ ldr r3, [r3] │ │ │ │ - mov r1, #8704 @ 0x2200 │ │ │ │ blx r3 │ │ │ │ - ldr r0, [r4, #568] @ 0x238 │ │ │ │ - ldr r2, [pc, #732] @ 52a10 │ │ │ │ - mvn r3, r0, asr #24 │ │ │ │ - ldr r2, [r8, r2] │ │ │ │ - ubfx r1, r0, #8, #8 │ │ │ │ - ldr r4, [r2] │ │ │ │ + ldr r2, [r4, #568] @ 0x238 │ │ │ │ + mvn r3, r2, asr #24 │ │ │ │ + ldr r1, [pc, #760] @ 54744 │ │ │ │ + ubfx r0, r2, #16, #8 │ │ │ │ uxtb r3, r3 │ │ │ │ - uxtb r2, r0 │ │ │ │ - ubfx r0, r0, #16, #8 │ │ │ │ + ldr r5, [pc, #752] @ 54748 │ │ │ │ + ldr r1, [r8, r1] │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r4, [r1] │ │ │ │ + ubfx r1, r2, #8, #8 │ │ │ │ + uxtb r2, r2 │ │ │ │ blx r4 │ │ │ │ - ldr r5, [pc, #700] @ 52a14 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movw r1, #771 @ 0x303 │ │ │ │ - ldr r3, [r3] │ │ │ │ mov r0, #0 │ │ │ │ - add r5, pc, r5 │ │ │ │ + ldr r3, [r3] │ │ │ │ blx r3 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ - ble 529d8 │ │ │ │ - ldr r3, [pc, #644] @ 52a04 │ │ │ │ - vldr s16, [pc, #608] @ 529e4 │ │ │ │ + ble 5470c │ │ │ │ + ldr r3, [pc, #676] @ 54738 │ │ │ │ mov r6, #0 │ │ │ │ - ldr r7, [r8, r3] │ │ │ │ - add sl, r5, #84 @ 0x54 │ │ │ │ + add sl, r5, #80 @ 0x50 │ │ │ │ add r4, r5, #572 @ 0x23c │ │ │ │ mov r9, r6 │ │ │ │ + vldr s16, [pc, #624] @ 54718 │ │ │ │ + ldr r7, [r8, r3] │ │ │ │ + add r6, r6, #1 │ │ │ │ + ldr r1, [sl, #4]! │ │ │ │ ldr r3, [r7] │ │ │ │ - ldr r1, [sl], #4 │ │ │ │ ldr r0, [r5, #468] @ 0x1d4 │ │ │ │ blx r3 │ │ │ │ + vldr s0, [r4] │ │ │ │ + mov r3, #0 │ │ │ │ + vmov.f32 s5, s16 │ │ │ │ vldr s15, [r4, #8] │ │ │ │ - mov ip, r4 │ │ │ │ - vldr s0, [ip] │ │ │ │ - vcvt.f32.s32 s6, s15 │ │ │ │ - vldr s15, [r4, #12] │ │ │ │ ldrd r0, [r4, #16] │ │ │ │ + add r4, r4, #24 │ │ │ │ ldr r2, [r5, #1052] @ 0x41c │ │ │ │ + vcvt.f32.s32 s0, s0 │ │ │ │ + vcvt.f32.s32 s6, s15 │ │ │ │ + vldr s15, [r4, #-12] │ │ │ │ + vldr s4, [pc, #556] @ 54718 │ │ │ │ vcvt.f32.s32 s7, s15 │ │ │ │ - vldr s15, [r4, #4] │ │ │ │ - mov r3, #0 │ │ │ │ - vmov.f32 s5, s16 │ │ │ │ + vldr s15, [r4, #-20] @ 0xffffffec │ │ │ │ vmov.f32 s2, s6 │ │ │ │ - vmov.f32 s3, s7 │ │ │ │ - vcvt.f32.s32 s1, s15 │ │ │ │ - vcvt.f32.s32 s0, s0 │ │ │ │ - vldr s4, [pc, #508] @ 529e4 │ │ │ │ - str r9, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ - bl 5098c │ │ │ │ + str r9, [sp, #4] │ │ │ │ + vcvt.f32.s32 s1, s15 │ │ │ │ + vmov.f32 s3, s7 │ │ │ │ + bl 5250c │ │ │ │ ldr r3, [r5] │ │ │ │ - add r6, r6, #1 │ │ │ │ cmp r3, r6 │ │ │ │ - add r4, r4, #24 │ │ │ │ - bgt 52794 │ │ │ │ + bgt 544a8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ - ldr r5, [pc, #520] @ 52a18 │ │ │ │ - ldr r3, [r3] │ │ │ │ mov r1, #1 │ │ │ │ movw r0, #770 @ 0x302 │ │ │ │ - add r5, pc, r5 │ │ │ │ + ldr r9, [pc, #548] @ 5474c │ │ │ │ + ldr r3, [r3] │ │ │ │ blx r3 │ │ │ │ - ldr r3, [r5] │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - ble 528b0 │ │ │ │ - vldr s16, [pc, #432] @ 529e4 │ │ │ │ - mov r6, #0 │ │ │ │ - add sl, r5, #4 │ │ │ │ - add r4, r5, #572 @ 0x23c │ │ │ │ - mov r9, r6 │ │ │ │ + ble 545bc │ │ │ │ + vldr s16, [pc, #468] @ 54718 │ │ │ │ + mov r5, #0 │ │ │ │ + add r4, r9, #572 @ 0x23c │ │ │ │ + mov r6, r9 │ │ │ │ + mov sl, r5 │ │ │ │ + ldr r1, [r9, #4]! │ │ │ │ + add r5, r5, #1 │ │ │ │ ldr r3, [r7] │ │ │ │ - ldr r1, [sl], #4 │ │ │ │ - ldr r0, [r5, #468] @ 0x1d4 │ │ │ │ + ldr r0, [r6, #468] @ 0x1d4 │ │ │ │ blx r3 │ │ │ │ + vldr s0, [r4] │ │ │ │ + mov r3, #0 │ │ │ │ + vmov.f32 s5, s16 │ │ │ │ vldr s15, [r4, #8] │ │ │ │ - mov ip, r4 │ │ │ │ - vldr s0, [ip] │ │ │ │ - vcvt.f32.s32 s6, s15 │ │ │ │ - vldr s15, [r4, #12] │ │ │ │ ldrd r0, [r4, #16] │ │ │ │ - ldr r2, [r5, #1052] @ 0x41c │ │ │ │ + add r4, r4, #24 │ │ │ │ + ldr r2, [r6, #1052] @ 0x41c │ │ │ │ + vcvt.f32.s32 s0, s0 │ │ │ │ + vcvt.f32.s32 s6, s15 │ │ │ │ + vldr s15, [r4, #-12] │ │ │ │ + vldr s4, [pc, #388] @ 54718 │ │ │ │ vcvt.f32.s32 s7, s15 │ │ │ │ - vldr s15, [r4, #4] │ │ │ │ - mov r3, #0 │ │ │ │ - vmov.f32 s5, s16 │ │ │ │ + vldr s15, [r4, #-20] @ 0xffffffec │ │ │ │ vmov.f32 s2, s6 │ │ │ │ - vmov.f32 s3, s7 │ │ │ │ + str sl, [sp] │ │ │ │ + str sl, [sp, #4] │ │ │ │ vcvt.f32.s32 s1, s15 │ │ │ │ - vcvt.f32.s32 s0, s0 │ │ │ │ - vldr s4, [pc, #336] @ 529e4 │ │ │ │ - str r9, [sp, #4] │ │ │ │ - str r9, [sp] │ │ │ │ - bl 5098c │ │ │ │ - ldr r3, [r5] │ │ │ │ - add r6, r6, #1 │ │ │ │ - cmp r3, r6 │ │ │ │ - add r4, r4, #24 │ │ │ │ - bgt 52840 │ │ │ │ - ldr r3, [pc, #356] @ 52a1c │ │ │ │ + vmov.f32 s3, s7 │ │ │ │ + bl 5250c │ │ │ │ + ldr r3, [r6] │ │ │ │ + cmp r3, r5 │ │ │ │ + bgt 54550 │ │ │ │ + ldr r3, [pc, #396] @ 54750 │ │ │ │ mvn r2, #-16777216 @ 0xff000000 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #568] @ 0x238 │ │ │ │ cmp r3, r2 │ │ │ │ - beq 528e4 │ │ │ │ - ldr r3, [pc, #296] @ 529f8 │ │ │ │ + beq 545f0 │ │ │ │ + ldr r3, [pc, #336] @ 5472c │ │ │ │ movw r2, #7681 @ 0x1e01 │ │ │ │ - ldr r3, [r8, r3] │ │ │ │ mov r1, #8704 @ 0x2200 │ │ │ │ - ldr r3, [r3] │ │ │ │ mov r0, #8960 @ 0x2300 │ │ │ │ + ldr r3, [r8, r3] │ │ │ │ + ldr r3, [r3] │ │ │ │ blx r3 │ │ │ │ - ldr r3, [pc, #308] @ 52a20 │ │ │ │ - ldr r4, [pc, #308] @ 52a24 │ │ │ │ + ldr r3, [pc, #348] @ 54754 │ │ │ │ + movw r0, #3042 @ 0xbe2 │ │ │ │ + ldr r4, [pc, #344] @ 54758 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ - movw r0, #3042 @ 0xbe2 │ │ │ │ blx r3 │ │ │ │ ldr r3, [fp] │ │ │ │ add r0, r4, #1056 @ 0x420 │ │ │ │ blx r3 │ │ │ │ - mov r1, #0 │ │ │ │ ldr r3, [r7] │ │ │ │ + mov r1, #0 │ │ │ │ ldr r0, [r4, #468] @ 0x1d4 │ │ │ │ add sp, sp, #20 │ │ │ │ vpop {d8} │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + ldr lr, [sp, #32] │ │ │ │ + add sp, sp, #36 @ 0x24 │ │ │ │ bx r3 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 525fc │ │ │ │ + bne 54310 │ │ │ │ add sp, sp, #20 │ │ │ │ vpop {d8} │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ add r0, r4, #504 @ 0x1f8 │ │ │ │ ldr r5, [r4, #164] @ 0xa4 │ │ │ │ blx r3 │ │ │ │ - ldr r3, [pc, #164] @ 529f4 │ │ │ │ + ldr r3, [pc, #164] @ 54728 │ │ │ │ movw r0, #3042 @ 0xbe2 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ blx r3 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 529c8 │ │ │ │ - ldr r3, [pc, #140] @ 529f8 │ │ │ │ + beq 546fc │ │ │ │ + ldr r3, [pc, #140] @ 5472c │ │ │ │ mov r2, #8448 @ 0x2100 │ │ │ │ - ldr r5, [r8, r3] │ │ │ │ mov r1, #8704 @ 0x2200 │ │ │ │ - ldr r3, [r5] │ │ │ │ mov r0, #8960 @ 0x2300 │ │ │ │ + ldr r5, [r8, r3] │ │ │ │ + ldr r3, [r5] │ │ │ │ blx r3 │ │ │ │ - ldr r3, [pc, #116] @ 529fc │ │ │ │ + ldr r3, [pc, #116] @ 54730 │ │ │ │ movw r1, #771 @ 0x303 │ │ │ │ + movw r0, #770 @ 0x302 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - movw r0, #770 @ 0x302 │ │ │ │ ldr r3, [r3] │ │ │ │ blx r3 │ │ │ │ - ldr r3, [pc, #92] @ 52a00 │ │ │ │ + ldr r3, [pc, #92] @ 54734 │ │ │ │ ldr r0, [r4, #164] @ 0xa4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ blx r3 │ │ │ │ ldr r3, [r5] │ │ │ │ movw r2, #7681 @ 0x1e01 │ │ │ │ mov r1, #8704 @ 0x2200 │ │ │ │ mov r0, #8960 @ 0x2300 │ │ │ │ blx r3 │ │ │ │ - b 526f4 │ │ │ │ - ldr r3, [pc, #44] @ 529fc │ │ │ │ + b 54408 │ │ │ │ + ldr r3, [pc, #44] @ 54730 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - b 526f4 │ │ │ │ - ldr r3, [pc, #36] @ 52a04 │ │ │ │ + b 54408 │ │ │ │ + ldr r3, [pc, #36] @ 54738 │ │ │ │ ldr r7, [r8, r3] │ │ │ │ - b 52804 │ │ │ │ + b 54514 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - eoreq fp, lr, ip, asr #25 │ │ │ │ - eoreq r8, pc, r8, lsl r6 @ │ │ │ │ - andeq r1, r0, ip, ror sl │ │ │ │ - andeq r1, r0, ip, lsr ip │ │ │ │ - strdeq r1, [r0], -r4 │ │ │ │ - ldrdeq r1, [r0], -ip │ │ │ │ - andeq r1, r0, r0, ror ip │ │ │ │ - @ instruction: 0x000017b4 │ │ │ │ - eoreq r8, pc, r0, ror r5 @ │ │ │ │ - eoreq r8, pc, ip, lsl r5 @ │ │ │ │ - andeq r1, r0, r8, ror #23 │ │ │ │ - strhteq r8, [pc], -r4 │ │ │ │ - eoreq r8, pc, r0, lsl #8 │ │ │ │ - eoreq r8, pc, r0, ror #6 │ │ │ │ - @ instruction: 0x000019b4 │ │ │ │ - eoreq r8, pc, r8, lsr #6 │ │ │ │ + eorseq r9, r0, r8, asr #31 │ │ │ │ + eorseq r6, r1, r4, lsl #18 │ │ │ │ + andeq r1, r0, r8, ror #20 │ │ │ │ + andeq r1, r0, r8, lsr #24 │ │ │ │ + andeq r1, r0, r0, ror #25 │ │ │ │ + andeq r1, r0, r8, asr #21 │ │ │ │ + andeq r1, r0, ip, asr ip │ │ │ │ + andeq r1, r0, r0, lsr #15 │ │ │ │ + eorseq r6, r1, ip, asr r8 │ │ │ │ + eorseq r6, r1, r8, lsl #16 │ │ │ │ + ldrdeq r1, [r0], -r4 │ │ │ │ + eorseq r6, r1, r0, asr #15 │ │ │ │ + eorseq r6, r1, ip, ror #13 │ │ │ │ + eorseq r6, r1, r4, asr r6 │ │ │ │ + andeq r1, r0, r0, lsr #19 │ │ │ │ + eorseq r6, r1, r8, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r0, [pc, #536] @ 52c58 │ │ │ │ - ldr r2, [pc, #536] @ 52c5c │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [r0, r2] │ │ │ │ + ldr r0, [pc, #544] @ 54998 │ │ │ │ mov r3, #255 @ 0xff │ │ │ │ - mov r2, r3 │ │ │ │ - ldr r4, [r1] │ │ │ │ sub sp, sp, #8 │ │ │ │ + mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ + ldr ip, [pc, #528] @ 5499c │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r0, [r0, ip] │ │ │ │ + ldr r4, [r0] │ │ │ │ mov r0, r3 │ │ │ │ blx r4 │ │ │ │ - ldr r3, [pc, #500] @ 52c60 │ │ │ │ + ldr r3, [pc, #508] @ 549a0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #400] @ 0x190 │ │ │ │ ldr r1, [r3, #492] @ 0x1ec │ │ │ │ orrs r2, r2, r1 │ │ │ │ - bne 52a88 │ │ │ │ + bne 547c0 │ │ │ │ ldr r3, [r3, #328] @ 0x148 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 52a9c │ │ │ │ - ldr r3, [pc, #468] @ 52c64 │ │ │ │ + beq 547d4 │ │ │ │ + ldr r3, [pc, #476] @ 549a4 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [r3, #472] @ 0x1d8 │ │ │ │ ldr r0, [r3, #468] @ 0x1d4 │ │ │ │ - bl 4fe60 │ │ │ │ - ldr r4, [pc, #452] @ 52c68 │ │ │ │ + ldr r1, [r3, #472] @ 0x1d8 │ │ │ │ + bl 51954 │ │ │ │ + ldr r4, [pc, #460] @ 549a8 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4, #424] @ 0x1a8 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 52bf8 │ │ │ │ - bl 50514 │ │ │ │ + beq 54938 │ │ │ │ + bl 52064 │ │ │ │ + ldr r0, [r4, #384] @ 0x180 │ │ │ │ ldr r3, [r4, #1124] @ 0x464 │ │ │ │ - ldr r0, [r4, #424] @ 0x1a8 │ │ │ │ + ldr r2, [r4, #424] @ 0x1a8 │ │ │ │ + ldr r1, [r4, #392] @ 0x188 │ │ │ │ vmov s15, r3 │ │ │ │ ldr r3, [r4, #1120] @ 0x460 │ │ │ │ - sub r0, r0, #4 │ │ │ │ + sub r2, r2, #4 │ │ │ │ + clz r2, r2 │ │ │ │ + vldr s5, [pc, #384] @ 54994 │ │ │ │ + lsr r2, r2, #5 │ │ │ │ vcvt.f32.u32 s7, s15 │ │ │ │ - clz r0, r0 │ │ │ │ vmov s15, r3 │ │ │ │ - lsr r0, r0, #5 │ │ │ │ lsr r3, r3, #1 │ │ │ │ - vldr s5, [pc, #368] @ 52c54 │ │ │ │ - ldr r2, [r4, #1052] @ 0x41c │ │ │ │ - ldr r1, [r4, #392] @ 0x188 │ │ │ │ - vmov s6, r3 │ │ │ │ - ldr r3, [r4, #400] @ 0x190 │ │ │ │ - str r0, [sp, #4] │ │ │ │ - ldr ip, [r4, #1132] @ 0x46c │ │ │ │ - ldr r0, [r4, #1128] @ 0x468 │ │ │ │ vmov.f32 s4, s5 │ │ │ │ - eor r0, r0, ip │ │ │ │ vmov.f32 s1, s5 │ │ │ │ vmov.f32 s0, s5 │ │ │ │ - vcvt.f32.u32 s2, s15 │ │ │ │ + vmov s6, r3 │ │ │ │ + ldr r3, [r4, #400] @ 0x190 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr r2, [r4, #1128] @ 0x468 │ │ │ │ vmov.f32 s3, s7 │ │ │ │ + ldr ip, [r4, #1132] @ 0x46c │ │ │ │ + vcvt.f32.u32 s2, s15 │ │ │ │ vcvt.f32.s32 s6, s6 │ │ │ │ - str r0, [sp] │ │ │ │ - ldr r0, [r4, #384] @ 0x180 │ │ │ │ - bl 5098c │ │ │ │ + eor r2, r2, ip │ │ │ │ + str r2, [sp] │ │ │ │ + ldr r2, [r4, #1052] @ 0x41c │ │ │ │ + bl 5250c │ │ │ │ ldr r0, [r4, #424] @ 0x1a8 │ │ │ │ - bl 5029c │ │ │ │ + bl 51dd8 │ │ │ │ + ldr r0, [r4, #384] @ 0x180 │ │ │ │ ldr r3, [r4, #1120] @ 0x460 │ │ │ │ - ldr ip, [r4, #424] @ 0x1a8 │ │ │ │ + ldr r2, [r4, #424] @ 0x1a8 │ │ │ │ + ldr r1, [r4, #392] @ 0x188 │ │ │ │ lsr r3, r3, #1 │ │ │ │ + vldr s5, [pc, #276] @ 54994 │ │ │ │ + sub r2, r2, #4 │ │ │ │ vmov s6, r3 │ │ │ │ + clz r2, r2 │ │ │ │ ldr r3, [r4, #1120] @ 0x460 │ │ │ │ - sub ip, ip, #4 │ │ │ │ + lsr r2, r2, #5 │ │ │ │ + vmov.f32 s1, s5 │ │ │ │ + vmov.f32 s0, s5 │ │ │ │ vmov s15, r3 │ │ │ │ ldr r3, [r4, #1124] @ 0x464 │ │ │ │ vcvt.f32.s32 s6, s6 │ │ │ │ vcvt.f32.u32 s2, s15 │ │ │ │ vmov s15, r3 │ │ │ │ - clz ip, ip │ │ │ │ - lsr ip, ip, #5 │ │ │ │ - vcvt.f32.u32 s7, s15 │ │ │ │ - ldr r0, [r4, #384] @ 0x180 │ │ │ │ - vldr s5, [pc, #228] @ 52c54 │ │ │ │ ldr r3, [r4, #400] @ 0x190 │ │ │ │ - ldr r2, [r4, #1052] @ 0x41c │ │ │ │ - ldr r1, [r4, #392] @ 0x188 │ │ │ │ - str ip, [sp, #4] │ │ │ │ - ldr ip, [r4, #1128] @ 0x468 │ │ │ │ - ldr lr, [r4, #1132] @ 0x46c │ │ │ │ - vmov.f32 s1, s5 │ │ │ │ - eor ip, ip, lr │ │ │ │ - vmov.f32 s0, s5 │ │ │ │ vmov.f32 s4, s6 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr r2, [r4, #1128] @ 0x468 │ │ │ │ + ldr ip, [r4, #1132] @ 0x46c │ │ │ │ + vcvt.f32.u32 s7, s15 │ │ │ │ + eor r2, r2, ip │ │ │ │ + str r2, [sp] │ │ │ │ + ldr r2, [r4, #1052] @ 0x41c │ │ │ │ vmov.f32 s3, s7 │ │ │ │ - str ip, [sp] │ │ │ │ - bl 5098c │ │ │ │ + bl 5250c │ │ │ │ ldr r0, [r4, #424] @ 0x1a8 │ │ │ │ - bl 5078c │ │ │ │ - ldr r3, [pc, #188] @ 52c6c │ │ │ │ + bl 522f0 │ │ │ │ + ldr r3, [pc, #196] @ 549ac │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #400] @ 0x190 │ │ │ │ ldr r1, [r3, #492] @ 0x1ec │ │ │ │ orrs r2, r2, r1 │ │ │ │ - bne 52bcc │ │ │ │ + bne 54904 │ │ │ │ ldr r3, [r3, #328] @ 0x148 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 52be0 │ │ │ │ - ldr r3, [pc, #156] @ 52c70 │ │ │ │ + beq 54918 │ │ │ │ + ldr r3, [pc, #164] @ 549b0 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [r3, #472] @ 0x1d8 │ │ │ │ ldr r0, [r3, #468] @ 0x1d4 │ │ │ │ - bl 4ffd8 │ │ │ │ - ldr r3, [pc, #140] @ 52c74 │ │ │ │ + ldr r1, [r3, #472] @ 0x1d8 │ │ │ │ + bl 51ae4 │ │ │ │ + ldr r3, [pc, #148] @ 549b4 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #1136] @ 0x470 │ │ │ │ add sp, sp, #8 │ │ │ │ - pop {r4, pc} │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ str r0, [sp, #4] │ │ │ │ + vldr s5, [pc, #80] @ 54994 │ │ │ │ ldr r3, [r4, #1120] @ 0x460 │ │ │ │ - vldr s5, [pc, #76] @ 52c54 │ │ │ │ + ldr ip, [r4, #1128] @ 0x468 │ │ │ │ + ldr lr, [r4, #1132] @ 0x46c │ │ │ │ + vmov.f32 s4, s5 │ │ │ │ + vmov.f32 s1, s5 │ │ │ │ vmov s15, r3 │ │ │ │ + vmov.f32 s0, s5 │ │ │ │ + ldr r0, [r4, #384] @ 0x180 │ │ │ │ ldr r3, [r4, #1124] @ 0x464 │ │ │ │ - ldr ip, [r4, #1128] @ 0x468 │ │ │ │ + eor ip, ip, lr │ │ │ │ + ldr r1, [r4, #392] @ 0x188 │ │ │ │ + ldr r2, [r4, #1052] @ 0x41c │ │ │ │ vcvt.f32.u32 s6, s15 │ │ │ │ vmov s15, r3 │ │ │ │ - ldr lr, [r4, #1132] @ 0x46c │ │ │ │ ldr r3, [r4, #400] @ 0x190 │ │ │ │ + str ip, [sp] │ │ │ │ + vmov.f32 s2, s6 │ │ │ │ vcvt.f32.u32 s7, s15 │ │ │ │ - eor ip, ip, lr │ │ │ │ - ldr r2, [r4, #1052] @ 0x41c │ │ │ │ - ldr r1, [r4, #392] @ 0x188 │ │ │ │ - ldr r0, [r4, #384] @ 0x180 │ │ │ │ - vmov.f32 s4, s5 │ │ │ │ - vmov.f32 s1, s5 │ │ │ │ - vmov.f32 s0, s5 │ │ │ │ vmov.f32 s3, s7 │ │ │ │ - vmov.f32 s2, s6 │ │ │ │ - str ip, [sp] │ │ │ │ - bl 5098c │ │ │ │ - b 52ba8 │ │ │ │ + bl 5250c │ │ │ │ + b 548e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - eoreq fp, lr, r0, lsl #17 │ │ │ │ - andeq r1, r0, r8, ror #23 │ │ │ │ - strhteq r8, [pc], -r0 │ │ │ │ - eoreq r8, pc, ip, lsl #3 │ │ │ │ - eoreq r8, pc, r8, ror r1 @ │ │ │ │ - eoreq r8, pc, ip, rrx │ │ │ │ - eoreq r8, pc, r8, asr #32 │ │ │ │ - eoreq r8, pc, r0, lsr r0 @ │ │ │ │ - mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + eorseq r9, r0, r8, asr #22 │ │ │ │ + ldrdeq r1, [r0], -r4 │ │ │ │ + eorseq r6, r1, r8, ror r4 │ │ │ │ + eorseq r6, r1, r4, asr r4 │ │ │ │ + eorseq r6, r1, r0, asr #8 │ │ │ │ + eorseq r6, r1, r4, lsr r3 │ │ │ │ + eorseq r6, r1, r0, lsl r3 │ │ │ │ + ldrshteq r6, [r1], -r8 │ │ │ │ + mov ip, #4096 @ 0x1000 │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r4, [pc, #388] @ 52e14 │ │ │ │ - ldr r2, [pc, #388] @ 52e18 │ │ │ │ - ldr r3, [pc, #388] @ 52e1c │ │ │ │ + ldr r4, [pc, #400] @ 54b68 │ │ │ │ + ldr r2, [pc, #400] @ 54b6c │ │ │ │ + ldr r3, [pc, #400] @ 54b70 │ │ │ │ add r4, pc, r4 │ │ │ │ - ldr r1, [r4, r2] │ │ │ │ + ldr r1, [pc, #396] @ 54b74 │ │ │ │ + ldr r0, [r4, r2] │ │ │ │ ldr r2, [r4, r3] │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldr r1, [r2] │ │ │ │ - ldr r2, [pc, #368] @ 52e20 │ │ │ │ - orrs r3, r3, r1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r5, [r2, #1136] @ 0x470 │ │ │ │ - bne 52d28 │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r5, [r1, #1136] @ 0x470 │ │ │ │ + ldr r3, [r0] │ │ │ │ + ldr r2, [r2] │ │ │ │ + orrs r3, r3, r2 │ │ │ │ + bne 54a7c │ │ │ │ cmp r5, #0 │ │ │ │ - ldr r3, [pc, #348] @ 52e24 │ │ │ │ - beq 52d6c │ │ │ │ + ldr r3, [pc, #360] @ 54b78 │ │ │ │ + beq 54ac0 │ │ │ │ ldr r6, [r4, r3] │ │ │ │ mov r5, #0 │ │ │ │ - ldr r3, [pc, #336] @ 52e28 │ │ │ │ + ldr r3, [pc, #348] @ 54b7c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #1144] @ 0x478 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 52d80 │ │ │ │ - ldr r3, [pc, #320] @ 52e2c │ │ │ │ + beq 54ad4 │ │ │ │ + ldr r3, [pc, #332] @ 54b80 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ blx r3 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 52d98 │ │ │ │ - ldr r3, [pc, #296] @ 52e30 │ │ │ │ + bne 54aec │ │ │ │ + ldr r3, [pc, #308] @ 54b84 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #1144] @ 0x478 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 52dcc │ │ │ │ - ldr r3, [pc, #280] @ 52e34 │ │ │ │ + beq 54b20 │ │ │ │ + ldr r3, [pc, #292] @ 54b88 │ │ │ │ mov r2, #0 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #1136] @ 0x470 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - ldr r3, [r2, #1140] @ 0x474 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r3, [r1, #1140] @ 0x474 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 52cbc │ │ │ │ + beq 54a04 │ │ │ │ cmp r5, #0 │ │ │ │ - ldr r3, [pc, #228] @ 52e24 │ │ │ │ - bne 52de0 │ │ │ │ + ldr r3, [pc, #228] @ 54b78 │ │ │ │ + bne 54b34 │ │ │ │ ldr r6, [r4, r3] │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 52d64 │ │ │ │ - ldr r3, [pc, #224] @ 52e38 │ │ │ │ + bne 54ab8 │ │ │ │ + ldr r3, [pc, #224] @ 54b8c │ │ │ │ mov r0, #16384 @ 0x4000 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ blx r3 │ │ │ │ mov r5, #1 │ │ │ │ - b 52d70 │ │ │ │ + b 54ac4 │ │ │ │ ldr r6, [r4, r3] │ │ │ │ - bl 52a28 │ │ │ │ + bl 5475c │ │ │ │ mov r0, #3 │ │ │ │ - bl 525d4 │ │ │ │ - b 52cd0 │ │ │ │ + bl 542d8 │ │ │ │ + b 54a18 │ │ │ │ ldr r1, [r3, #336] @ 0x150 │ │ │ │ ldr r2, [r6] │ │ │ │ cmp r1, #4 │ │ │ │ - beq 52dec │ │ │ │ + beq 54b40 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 52dcc │ │ │ │ - ldr r0, [pc, #156] @ 52e3c │ │ │ │ + beq 54b20 │ │ │ │ + ldr r0, [pc, #156] @ 54b90 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r0, #356] @ 0x164 │ │ │ │ add r0, r0, #336 @ 0x150 │ │ │ │ blx r3 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 52d14 │ │ │ │ - ldr r3, [pc, #124] @ 52e38 │ │ │ │ + beq 54a5c │ │ │ │ + ldr r3, [pc, #124] @ 54b8c │ │ │ │ mov r0, #16384 @ 0x4000 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ blx r3 │ │ │ │ - b 52d14 │ │ │ │ - ldr r3, [pc, #108] @ 52e40 │ │ │ │ + b 54a5c │ │ │ │ + ldr r3, [pc, #108] @ 54b94 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ blx r3 │ │ │ │ - b 52d14 │ │ │ │ + b 54a5c │ │ │ │ ldr r6, [r4, r3] │ │ │ │ mov r5, #1 │ │ │ │ - b 52cd0 │ │ │ │ + b 54a18 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 52dcc │ │ │ │ + beq 54b20 │ │ │ │ ldr r3, [r3, #400] @ 0x190 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 52d98 │ │ │ │ - ldr r3, [pc, #56] @ 52e40 │ │ │ │ + bne 54aec │ │ │ │ + ldr r3, [pc, #56] @ 54b94 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ blx r3 │ │ │ │ - b 52cf4 │ │ │ │ - eoreq fp, lr, ip, lsr #12 │ │ │ │ - andeq r1, r0, r4, lsl sp │ │ │ │ + b 54a3c │ │ │ │ + ldrshteq r9, [r0], -r4 │ │ │ │ + andeq r1, r0, r0, lsl #26 │ │ │ │ + andeq r1, r0, r0, lsl #17 │ │ │ │ + eorseq r6, r1, ip, lsr #4 │ │ │ │ + andeq r1, r0, r8, lsr #22 │ │ │ │ + ldrshteq r6, [r1], -ip │ │ │ │ muleq r0, r4, r8 │ │ │ │ - eoreq r7, pc, r8, ror #30 │ │ │ │ - andeq r1, r0, ip, lsr fp │ │ │ │ - eoreq r7, pc, r4, asr #30 │ │ │ │ - andeq r1, r0, r8, lsr #17 │ │ │ │ - eoreq r7, pc, r4, lsl pc @ │ │ │ │ - strdeq r7, [pc], -ip @ │ │ │ │ - andeq r1, r0, ip, lsr #16 │ │ │ │ - eoreq r7, pc, ip, ror lr @ │ │ │ │ - andeq r1, r0, r8, lsr #26 │ │ │ │ + eorseq r6, r1, ip, asr #3 │ │ │ │ + eorseq r6, r1, r8, lsr #3 │ │ │ │ + andeq r1, r0, r8, lsl r8 │ │ │ │ + eorseq r6, r1, r8, lsr #2 │ │ │ │ + andeq r1, r0, r4, lsl sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ - sub sp, sp, #44 @ 0x2c │ │ │ │ - strd r2, [sp, #12] │ │ │ │ mov r6, r2 │ │ │ │ - ldr r2, [pc, #408] @ 53000 │ │ │ │ + ldr r2, [pc, #440] @ 54d7c │ │ │ │ mov r5, r3 │ │ │ │ - ldr r3, [pc, #404] @ 53004 │ │ │ │ - add r2, pc, r2 │ │ │ │ + sub sp, sp, #44 @ 0x2c │ │ │ │ + mov r7, r0 │ │ │ │ + ldr r3, [pc, #428] @ 54d80 │ │ │ │ + mov r8, r1 │ │ │ │ ldr r9, [sp, #80] @ 0x50 │ │ │ │ - str r9, [sp, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r4, [pc, #416] @ 54d84 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - ldr r4, [pc, #388] @ 53008 │ │ │ │ + ldr sl, [pc, #412] @ 54d88 │ │ │ │ + add r4, pc, r4 │ │ │ │ + ldr fp, [pc, #408] @ 54d8c │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ + str r9, [sp, #4] │ │ │ │ + str r6, [sp, #12] │ │ │ │ + str r5, [sp, #16] │ │ │ │ + add sl, pc, sl │ │ │ │ ldr r3, [r1] │ │ │ │ - ldr sl, [pc, #372] @ 5300c │ │ │ │ + add fp, pc, fp │ │ │ │ str r3, [sp] │ │ │ │ - add r4, pc, r4 │ │ │ │ lsr r3, r3, #31 │ │ │ │ str r3, [r4, #1128] @ 0x468 │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r8, r1 │ │ │ │ - ldr r0, [r4, #468] @ 0x1d4 │ │ │ │ - ldr r1, [r4, #1152] @ 0x480 │ │ │ │ - ldr r2, [r4, #1148] @ 0x47c │ │ │ │ - str r3, [sp, #8] │ │ │ │ ldr r3, [sl] │ │ │ │ str r3, [sp, #20] │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ + str r3, [sp, #8] │ │ │ │ ldr r3, [r7] │ │ │ │ - bl 4e094 │ │ │ │ + ldr r0, [r4, #468] @ 0x1d4 │ │ │ │ + ldr r2, [r4, #1148] @ 0x47c │ │ │ │ + ldr r1, [r4, #1152] @ 0x480 │ │ │ │ + bl 4fa68 │ │ │ │ ldr r3, [r4, #400] @ 0x190 │ │ │ │ - ldr fp, [pc, #304] @ 53010 │ │ │ │ cmp r3, #0 │ │ │ │ - add fp, pc, fp │ │ │ │ - bne 52f18 │ │ │ │ - ldr r2, [pc, #292] @ 53014 │ │ │ │ - ldr r3, [pc, #272] @ 53004 │ │ │ │ + bne 54c94 │ │ │ │ + ldr r2, [pc, #312] @ 54d90 │ │ │ │ + ldr r3, [pc, #292] @ 54d80 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 52ffc │ │ │ │ + bne 54d78 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r0, [r4, #404] @ 0x194 │ │ │ │ add r2, sp, #32 │ │ │ │ add r1, sp, #28 │ │ │ │ - ldr r0, [r4, #404] @ 0x194 │ │ │ │ mov r3, #0 │ │ │ │ - bl ca6f8 │ │ │ │ - ldr r3, [pc, #228] @ 53018 │ │ │ │ + bl d1e94 │ │ │ │ + ldr r3, [pc, #228] @ 54d94 │ │ │ │ movw r0, #33985 @ 0x84c1 │ │ │ │ ldr fp, [fp, r3] │ │ │ │ ldr r3, [fp] │ │ │ │ blx r3 │ │ │ │ + ldr r2, [sl] │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ ldr ip, [sp, #32] │ │ │ │ - ldr r2, [r4, #1148] @ 0x47c │ │ │ │ + str r2, [sp, #20] │ │ │ │ + ldr r2, [r8, #4] │ │ │ │ asr lr, r5, ip │ │ │ │ - ldr r1, [r4, #1152] @ 0x480 │ │ │ │ + str r2, [sp] │ │ │ │ ldr r0, [r4, #468] @ 0x1d4 │ │ │ │ + ldr r2, [r4, #1148] @ 0x47c │ │ │ │ + ldr r1, [r4, #1152] @ 0x480 │ │ │ │ str lr, [sp, #16] │ │ │ │ ldr lr, [sp, #84] @ 0x54 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ asr ip, lr, ip │ │ │ │ str ip, [sp, #8] │ │ │ │ asr ip, r6, r3 │ │ │ │ asr r3, r9, r3 │ │ │ │ - str ip, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr r3, [sl] │ │ │ │ - str r3, [sp, #20] │ │ │ │ - ldr r3, [r8, #4] │ │ │ │ - str r3, [sp] │ │ │ │ + str ip, [sp, #12] │ │ │ │ ldr r3, [r7, #4] │ │ │ │ - bl 4e094 │ │ │ │ + bl 4fa68 │ │ │ │ ldr r3, [fp] │ │ │ │ movw r0, #33986 @ 0x84c2 │ │ │ │ blx r3 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ + ldr r3, [sl] │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ asr r6, r6, r2 │ │ │ │ asr r9, r9, r2 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ - ldr r3, [sl] │ │ │ │ - asr r5, r5, r2 │ │ │ │ - asr r2, r1, r2 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [r8, #8] │ │ │ │ + asr r5, r5, r2 │ │ │ │ + asr r2, r1, r2 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ - str r6, [sp, #12] │ │ │ │ str r9, [sp, #4] │ │ │ │ - str r5, [sp, #16] │ │ │ │ str r2, [sp, #8] │ │ │ │ + str r6, [sp, #12] │ │ │ │ + str r5, [sp, #16] │ │ │ │ ldr r0, [r4, #468] @ 0x1d4 │ │ │ │ ldr r2, [r4, #1148] @ 0x47c │ │ │ │ ldr r1, [r4, #1152] @ 0x480 │ │ │ │ - bl 4e094 │ │ │ │ + bl 4fa68 │ │ │ │ ldr r3, [fp] │ │ │ │ movw r0, #33984 @ 0x84c0 │ │ │ │ blx r3 │ │ │ │ - b 52ee8 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq fp, lr, r4, asr r4 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq r7, pc, r0, lsl #27 │ │ │ │ - eoreq sp, lr, ip, lsr r9 │ │ │ │ - eoreq fp, lr, r0, ror #7 │ │ │ │ - ldrdeq fp, [lr], -r0 @ │ │ │ │ - andeq r1, r0, r0, ror r5 │ │ │ │ + b 54c50 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + ldrshteq r9, [r0], -r8 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq r6, r1, r0, lsr r0 │ │ │ │ + ldrsbteq fp, [r0], -r8 │ │ │ │ + eorseq r9, r0, r0, asr #13 │ │ │ │ + eorseq r9, r0, r8, ror r6 │ │ │ │ + andeq r1, r0, ip, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, lr} │ │ │ │ + strd r4, [sp, #-12]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #8] │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ - ldr r4, [pc, #180] @ 530e8 │ │ │ │ - ldr r5, [pc, #180] @ 530ec │ │ │ │ + ldr r4, [pc, #192] @ 54e74 │ │ │ │ + sub sp, sp, #28 │ │ │ │ + ldr r5, [pc, #188] @ 54e78 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, #416] @ 0x1a0 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r3, #0 │ │ │ │ - sub sp, sp, #28 │ │ │ │ - bne 53054 │ │ │ │ + bne 54ddc │ │ │ │ add sp, sp, #28 │ │ │ │ - pop {r4, r5, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #8 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov r0, #0 │ │ │ │ - bl 1673e4 │ │ │ │ + bl 1758c8 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 53088 │ │ │ │ - ldr r3, [pc, #132] @ 530f0 │ │ │ │ + bne 54e18 │ │ │ │ + ldr r3, [pc, #136] @ 54e7c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 5304c │ │ │ │ + beq 54dcc │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #28 │ │ │ │ - pop {r4, r5, lr} │ │ │ │ - b 525d4 │ │ │ │ - bl 51398 │ │ │ │ - ldr r2, [r4, #1156] @ 0x484 │ │ │ │ - ldr ip, [pc, #92] @ 530f4 │ │ │ │ - ldr lr, [pc, #92] @ 530f8 │ │ │ │ - ldr r3, [r4, #1120] @ 0x460 │ │ │ │ - cmp r2, #0 │ │ │ │ - ldr r2, [r4, #1124] @ 0x464 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr lr, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + b 542d8 │ │ │ │ + bl 52fb0 │ │ │ │ + ldr ip, [pc, #92] @ 54e80 │ │ │ │ + ldr r1, [r4, #1156] @ 0x484 │ │ │ │ + ldr r2, [r4, #1120] @ 0x460 │ │ │ │ add ip, pc, ip │ │ │ │ - add lr, pc, lr │ │ │ │ + ldr r3, [r4, #1124] @ 0x464 │ │ │ │ + cmp r1, #0 │ │ │ │ ldreq r0, [r4, #1160] @ 0x488 │ │ │ │ + movne r0, r2 │ │ │ │ ldreq r1, [r4, #1164] @ 0x48c │ │ │ │ - movne r0, r3 │ │ │ │ - str r2, [sp, #12] │ │ │ │ - str r3, [sp, #8] │ │ │ │ - movne r1, r2 │ │ │ │ + strd r2, [sp, #8] │ │ │ │ + movne r1, r3 │ │ │ │ ldr r3, [ip, #1168] @ 0x490 │ │ │ │ - ldr r2, [ip, #1172] @ 0x494 │ │ │ │ - str lr, [sp, #16] │ │ │ │ ldr lr, [ip, #1176] @ 0x498 │ │ │ │ + ldr r2, [ip, #1172] @ 0x494 │ │ │ │ str lr, [sp, #4] │ │ │ │ ldr ip, [ip, #1180] @ 0x49c │ │ │ │ str ip, [sp] │ │ │ │ - bl 167274 │ │ │ │ - b 53064 │ │ │ │ - eoreq r7, pc, r4, ror #23 │ │ │ │ - eoreq fp, lr, r4, lsl #5 │ │ │ │ - andeq r1, r0, ip, lsr fp │ │ │ │ - eoreq r7, pc, r4, ror fp @ │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ + ldr ip, [pc, #28] @ 54e84 │ │ │ │ + add ip, pc, ip │ │ │ │ + str ip, [sp, #16] │ │ │ │ + bl 175744 │ │ │ │ + b 54dec │ │ │ │ + eorseq r5, r1, r0, ror #28 │ │ │ │ + eorseq r9, r0, r0, lsl r5 │ │ │ │ + andeq r1, r0, r8, lsr #22 │ │ │ │ + ldrshteq r5, [r1], -r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ ldr r0, [r0] │ │ │ │ add r0, r0, #1 │ │ │ │ cmp r0, #6 │ │ │ │ movhi r0, #0 │ │ │ │ movls r0, #1 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ + ldr fp, [pc, #736] @ 551ac │ │ │ │ strd r0, [sp, #28] │ │ │ │ - ldr r1, [pc, #696] @ 533ec │ │ │ │ - ldr sl, [sp, #96] @ 0x60 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r1, #1156] @ 0x484 │ │ │ │ - mov r4, r2 │ │ │ │ - cmp r0, #0 │ │ │ │ movw r0, #9729 @ 0x2601 │ │ │ │ - moveq r0, #9728 @ 0x2600 │ │ │ │ - cmp r2, sl │ │ │ │ - movle r2, #0 │ │ │ │ - movgt r2, #1 │ │ │ │ - cmp r4, #0 │ │ │ │ - orrle r2, r2, #1 │ │ │ │ - ldr fp, [pc, #648] @ 533f0 │ │ │ │ - cmp r3, #0 │ │ │ │ - orrle r2, r2, #1 │ │ │ │ + ldr r1, [pc, #728] @ 551b0 │ │ │ │ ldr ip, [sp, #88] @ 0x58 │ │ │ │ - cmp r2, #0 │ │ │ │ add fp, pc, fp │ │ │ │ ldr r9, [sp, #92] @ 0x5c │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr sl, [sp, #96] @ 0x60 │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ + ldr ip, [r1, #1156] @ 0x484 │ │ │ │ + cmp ip, #0 │ │ │ │ + moveq r0, #9728 @ 0x2600 │ │ │ │ + subs r4, r2, #0 │ │ │ │ + movle r2, #1 │ │ │ │ + movgt r2, #0 │ │ │ │ + cmp r4, sl │ │ │ │ + orrgt r2, r2, #1 │ │ │ │ + subs r6, r3, #0 │ │ │ │ str r0, [sp, #24] │ │ │ │ - beq 531a4 │ │ │ │ - ldr r2, [pc, #612] @ 533f4 │ │ │ │ + orrle r2, r2, #1 │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 54f50 │ │ │ │ + ldr r2, [pc, #652] @ 551b4 │ │ │ │ mov r1, #6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b ab6e0 │ │ │ │ - ldr r2, [r1, #412] @ 0x19c │ │ │ │ - mov r6, r3 │ │ │ │ - cmp r2, #0 │ │ │ │ - movne r7, r3 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + ldr lr, [sp, #32] │ │ │ │ + add sp, sp, #36 @ 0x24 │ │ │ │ + b b155c │ │ │ │ + ldr r3, [r1, #412] @ 0x19c │ │ │ │ + cmp r3, #0 │ │ │ │ + movne r7, r6 │ │ │ │ movne r5, r4 │ │ │ │ - bne 531ec │ │ │ │ + bne 54f94 │ │ │ │ cmp r4, #32 │ │ │ │ mov r5, #32 │ │ │ │ - ble 531d4 │ │ │ │ + ble 54f7c │ │ │ │ lsl r5, r5, #1 │ │ │ │ cmp r4, r5 │ │ │ │ - bgt 531c8 │ │ │ │ + bgt 54f70 │ │ │ │ cmp r6, #32 │ │ │ │ mov r7, #32 │ │ │ │ - ble 531ec │ │ │ │ + ble 54f94 │ │ │ │ lsl r7, r7, #1 │ │ │ │ cmp r6, r7 │ │ │ │ - bgt 531e0 │ │ │ │ - ldr r2, [pc, #516] @ 533f8 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r2, #380] @ 0x17c │ │ │ │ - cmp r1, #0 │ │ │ │ + bgt 54f88 │ │ │ │ + ldr r3, [pc, #540] @ 551b8 │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r3, #380] @ 0x17c │ │ │ │ + cmp r2, #0 │ │ │ │ addne r5, r5, #63 @ 0x3f │ │ │ │ bicne r5, r5, #63 @ 0x3f │ │ │ │ - beq 533c4 │ │ │ │ - ldr r8, [pc, #492] @ 533fc │ │ │ │ + beq 55180 │ │ │ │ + ldr r8, [pc, #516] @ 551bc │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r2, [r8] │ │ │ │ - cmp r2, #19 │ │ │ │ - bgt 533dc │ │ │ │ - ldr r1, [pc, #476] @ 53400 │ │ │ │ - mov r0, #1 │ │ │ │ - ldr r3, [fp, r1] │ │ │ │ - add r1, r8, #4 │ │ │ │ - add r1, r1, r2, lsl #2 │ │ │ │ - ldr r2, [r3] │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - blx r2 │ │ │ │ - ldr r2, [pc, #448] @ 53404 │ │ │ │ ldr r3, [r8] │ │ │ │ + cmp r3, #19 │ │ │ │ + bgt 5519c │ │ │ │ + ldr r2, [pc, #500] @ 551c0 │ │ │ │ + add r1, r8, #4 │ │ │ │ + mov r0, #1 │ │ │ │ + add r1, r1, r3, lsl #2 │ │ │ │ ldr r2, [fp, r2] │ │ │ │ - add r3, r8, r3, lsl #2 │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r0, [r8, #468] @ 0x1d4 │ │ │ │ ldr r3, [r2] │ │ │ │ + str r2, [sp, #44] @ 0x2c │ │ │ │ + blx r3 │ │ │ │ + ldr r3, [pc, #472] @ 551c4 │ │ │ │ + ldr r0, [r8, #468] @ 0x1d4 │ │ │ │ + ldr r2, [fp, r3] │ │ │ │ mov fp, #0 │ │ │ │ + ldr r3, [r8] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ + add r3, r8, r3, lsl #2 │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r3, [r2] │ │ │ │ blx r3 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ + ldr r1, [sp, #24] │ │ │ │ movw r2, #6409 @ 0x1909 │ │ │ │ - mov r1, r2 │ │ │ │ - stmib sp, {r5, r7, fp} │ │ │ │ movw r3, #5121 @ 0x1401 │ │ │ │ - str r0, [sp] │ │ │ │ + stm sp, {r1, r5, r7} │ │ │ │ + mov r1, r2 │ │ │ │ ldr r0, [r8, #468] @ 0x1d4 │ │ │ │ - bl 4dd3c │ │ │ │ - str fp, [sp, #20] │ │ │ │ - str fp, [sp, #8] │ │ │ │ - strd sl, [sp] │ │ │ │ + str fp, [sp, #12] │ │ │ │ + bl 4f6e4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ movw r2, #5121 @ 0x1401 │ │ │ │ movw r1, #6409 @ 0x1909 │ │ │ │ - str r6, [sp, #16] │ │ │ │ + strd sl, [sp] │ │ │ │ + str fp, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ + str r6, [sp, #16] │ │ │ │ + str fp, [sp, #20] │ │ │ │ ldr r0, [r8, #468] @ 0x1d4 │ │ │ │ - bl 4e094 │ │ │ │ + bl 4fa68 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [r3] │ │ │ │ mov r3, r8 │ │ │ │ ldr r1, [r3], #84 @ 0x54 │ │ │ │ add r1, r3, r1, lsl #2 │ │ │ │ blx r2 │ │ │ │ ldr r3, [r8] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ + ldr r0, [r8, #468] @ 0x1d4 │ │ │ │ add r3, r8, r3, lsl #2 │ │ │ │ ldr r1, [r3, #84] @ 0x54 │ │ │ │ - ldr r0, [r8, #468] @ 0x1d4 │ │ │ │ ldr r3, [r2] │ │ │ │ blx r3 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ + ldr r1, [sp, #24] │ │ │ │ + movw r2, #6406 @ 0x1906 │ │ │ │ + movw r3, #5121 @ 0x1401 │ │ │ │ + str r1, [sp] │ │ │ │ + mov r1, r2 │ │ │ │ str fp, [sp, #12] │ │ │ │ - str r0, [sp] │ │ │ │ ldr r0, [r8, #468] @ 0x1d4 │ │ │ │ mul r8, sl, r6 │ │ │ │ - movw r2, #6406 @ 0x1906 │ │ │ │ - mov r1, r2 │ │ │ │ - movw r3, #5121 @ 0x1401 │ │ │ │ stmib sp, {r5, r7} │ │ │ │ - bl 4dd3c │ │ │ │ + bl 4f6e4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 24020 │ │ │ │ - add r2, r9, r8 │ │ │ │ + bl 23f58 │ │ │ │ mov fp, r0 │ │ │ │ + add r2, r9, r8 │ │ │ │ add r0, r0, r8 │ │ │ │ ldrb r3, [r2, #-1]! │ │ │ │ rsb r3, r3, #0 │ │ │ │ cmp r9, r2 │ │ │ │ strb r3, [r0, #-1]! │ │ │ │ - bne 53320 │ │ │ │ - ldr r8, [pc, #204] @ 53408 │ │ │ │ + bne 550c8 │ │ │ │ + ldr r8, [pc, #228] @ 551c8 │ │ │ │ mov r9, #0 │ │ │ │ - add r8, pc, r8 │ │ │ │ mov r3, fp │ │ │ │ movw r2, #5121 @ 0x1401 │ │ │ │ movw r1, #6406 @ 0x1906 │ │ │ │ str sl, [sp] │ │ │ │ - str r6, [sp, #16] │ │ │ │ + str r9, [sp, #4] │ │ │ │ + str r9, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r6, [sp, #16] │ │ │ │ str r9, [sp, #20] │ │ │ │ - str r9, [sp, #8] │ │ │ │ - str r9, [sp, #4] │ │ │ │ ldr r0, [r8, #468] @ 0x1d4 │ │ │ │ - bl 4e094 │ │ │ │ + bl 4fa68 │ │ │ │ mov r0, fp │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r9 │ │ │ │ - ldr r3, [r3] │ │ │ │ ldr r0, [r8, #468] @ 0x1d4 │ │ │ │ + ldr r3, [r3] │ │ │ │ blx r3 │ │ │ │ - ldr r2, [r8] │ │ │ │ - ldr r1, [sp, #28] │ │ │ │ - add r3, r2, r2, lsl #1 │ │ │ │ - add r3, r8, r3, lsl #3 │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r1, [r3, #572] @ 0x23c │ │ │ │ - ldr r1, [sp, #32] │ │ │ │ - str r1, [r3, #576] @ 0x240 │ │ │ │ - str r4, [r3, #580] @ 0x244 │ │ │ │ - str r6, [r3, #584] @ 0x248 │ │ │ │ - str r5, [r3, #588] @ 0x24c │ │ │ │ - str r7, [r3, #592] @ 0x250 │ │ │ │ - str r2, [r8] │ │ │ │ + ldr r3, [r8] │ │ │ │ + add r2, r3, r3, lsl #1 │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r8] │ │ │ │ + add r8, r8, r2, lsl #3 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + str r3, [r8, #572] @ 0x23c │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + str r4, [r8, #580] @ 0x244 │ │ │ │ + str r6, [r8, #584] @ 0x248 │ │ │ │ + str r5, [r8, #588] @ 0x24c │ │ │ │ + str r7, [r8, #592] @ 0x250 │ │ │ │ + str r3, [r8, #576] @ 0x240 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r2, [r2, #388] @ 0x184 │ │ │ │ - cmp r2, #0 │ │ │ │ - addne r5, r5, #508 @ 0x1fc │ │ │ │ - addne r5, r5, #3 │ │ │ │ - bfcne r5, #0, #9 │ │ │ │ - b 53208 │ │ │ │ - ldr r2, [pc, #40] @ 5340c │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r3, [r3, #388] @ 0x184 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 54fb0 │ │ │ │ + add r5, r5, #508 @ 0x1fc │ │ │ │ + add r5, r5, #3 │ │ │ │ + bfc r5, #0, #9 │ │ │ │ + b 54fb0 │ │ │ │ + ldr r2, [pc, #40] @ 551cc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 53194 │ │ │ │ - eoreq r7, pc, r4, ror #21 │ │ │ │ - eoreq fp, lr, ip, asr #2 │ │ │ │ - andseq lr, r7, r0, lsr #11 │ │ │ │ - eoreq r7, pc, r8, lsr #20 │ │ │ │ - eoreq r7, pc, ip, lsl #20 │ │ │ │ - andeq r1, r0, r0, asr fp │ │ │ │ - @ instruction: 0x000017b4 │ │ │ │ - ldrdeq r7, [pc], -ip @ │ │ │ │ - andseq lr, r7, r0, ror r3 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + b 54f2c │ │ │ │ + ldrshteq r9, [r0], -r8 │ │ │ │ + eorseq r5, r1, r8, lsr sp │ │ │ │ + andseq lr, r8, r8, asr sl │ │ │ │ + eorseq r5, r1, r0, lsl #25 │ │ │ │ + eorseq r5, r1, r4, ror #24 │ │ │ │ + andeq r1, r0, ip, lsr fp │ │ │ │ + andeq r1, r0, r0, lsr #15 │ │ │ │ + eorseq r5, r1, r8, lsl fp │ │ │ │ + andseq lr, r8, r0, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8-d9} │ │ │ │ + strd r4, [sp, #-32]! @ 0xffffffe0 │ │ │ │ sub ip, sp, ip │ │ │ │ - str r0, [ip, #4000] @ 0xfa0 │ │ │ │ - ldr r2, [pc, #1768] @ 53b14 │ │ │ │ - ldr r3, [pc, #1768] @ 53b18 │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + str sl, [sp, #24] │ │ │ │ + str lr, [sp, #28] │ │ │ │ + str r0, [ip, #4032] @ 0xfc0 │ │ │ │ + ldr r2, [pc, #1808] @ 55908 │ │ │ │ + sub sp, sp, #32 │ │ │ │ + vmov.f64 d21, #0 @ 0x40000000 2.0 │ │ │ │ + vmov.f64 d20, #128 @ 0xc0000000 -2.0 │ │ │ │ + vmov.i32 q8, #0 @ 0x00000000 │ │ │ │ + mov r6, #0 │ │ │ │ + movt r6, #49024 @ 0xbf80 │ │ │ │ + ldr r3, [pc, #1784] @ 5590c │ │ │ │ + ldr r4, [pc, #1784] @ 55910 │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #1780] @ 55914 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - ldr r4, [pc, #1760] @ 53b1c │ │ │ │ - sub sp, sp, #44 @ 0x2c │ │ │ │ - ldr r1, [pc, #1756] @ 53b20 │ │ │ │ + add r4, pc, r4 │ │ │ │ + ldr r2, [pc, #1772] @ 55918 │ │ │ │ ldr r3, [r3] │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ + str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r2, [pc, #1740] @ 53b24 │ │ │ │ - ldr r1, [r4, r1] │ │ │ │ - ldr r3, [pc, #1736] @ 53b28 │ │ │ │ - str r1, [sp, #12] │ │ │ │ - ldr r9, [r4, r2] │ │ │ │ - ldr r6, [r4, r3] │ │ │ │ - ldr r5, [pc, #1724] @ 53b2c │ │ │ │ - ldr r3, [r9] │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr sl, [r1] │ │ │ │ - ldr fp, [r6] │ │ │ │ + ldr r3, [pc, #1760] @ 5591c │ │ │ │ + ldr r5, [r4, r2] │ │ │ │ + ldr r2, [pc, #1756] @ 55920 │ │ │ │ + ldr r8, [r4, r3] │ │ │ │ + ldr r3, [r5] │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [r4, r1] │ │ │ │ + mov r1, #1065353216 @ 0x3f800000 │ │ │ │ + ldr ip, [r8] │ │ │ │ tst r3, #1 │ │ │ │ - add r7, r5, #1056 @ 0x420 │ │ │ │ - moveq r8, sl │ │ │ │ - movne r8, fp │ │ │ │ - streq fp, [sp, #8] │ │ │ │ - strne sl, [sp, #8] │ │ │ │ - mov r2, #56 @ 0x38 │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - mov r1, #0 │ │ │ │ - add r0, r7, #4 │ │ │ │ - str r3, [r5, #1164] @ 0x48c │ │ │ │ - str r8, [r5, #1160] @ 0x488 │ │ │ │ - bl 24368 │ │ │ │ - vmov.f64 d3, #0 @ 0x40000000 2.0 │ │ │ │ - vmov.f64 d4, #128 @ 0xc0000000 -2.0 │ │ │ │ - mov r2, #1065353216 @ 0x3f800000 │ │ │ │ - str r2, [r7, #52] @ 0x34 │ │ │ │ - str r2, [r7, #60] @ 0x3c │ │ │ │ - ldr r2, [r5, #1120] @ 0x460 │ │ │ │ - ldr r1, [pc, #1632] @ 53b30 │ │ │ │ - vmov s15, r2 │ │ │ │ - ldr r2, [r5, #1124] @ 0x464 │ │ │ │ - mov lr, r7 │ │ │ │ - vcvt.f64.u32 d7, s15 │ │ │ │ - str r1, [r7, #48] @ 0x30 │ │ │ │ - add ip, r5, #504 @ 0x1f8 │ │ │ │ - vdiv.f64 d6, d3, d7 │ │ │ │ - vmov s15, r2 │ │ │ │ - vcvt.f64.u32 d5, s15 │ │ │ │ - vdiv.f64 d7, d4, d5 │ │ │ │ - vcvt.f32.f64 s12, d6 │ │ │ │ - vstr s12, [r7] │ │ │ │ + ldr r3, [r2, #1120] @ 0x460 │ │ │ │ + ldr r0, [sl] │ │ │ │ + moveq r9, ip │ │ │ │ + movne lr, ip │ │ │ │ + vmov s15, r3 │ │ │ │ + ldr r3, [r2, #1124] @ 0x464 │ │ │ │ + moveq lr, r0 │ │ │ │ + movne r9, r0 │ │ │ │ + str lr, [r2, #1160] @ 0x488 │ │ │ │ + str r9, [r2, #1164] @ 0x48c │ │ │ │ + vcvt.f64.u32 d19, s15 │ │ │ │ + vdiv.f64 d7, d21, d19 │ │ │ │ vcvt.f32.f64 s14, d7 │ │ │ │ - vstr s14, [r7, #20] │ │ │ │ - ldm lr!, {r0, r1, r2, r3} │ │ │ │ - stmia ip!, {r0, r1, r2, r3} │ │ │ │ - ldm lr!, {r0, r1, r2, r3} │ │ │ │ - stmia ip!, {r0, r1, r2, r3} │ │ │ │ - ldm lr!, {r0, r1, r2, r3} │ │ │ │ - stmia ip!, {r0, r1, r2, r3} │ │ │ │ - ldm lr, {r0, r1, r2, r3} │ │ │ │ - stm ip, {r0, r1, r2, r3} │ │ │ │ - ldr r3, [r5, #1156] @ 0x484 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 53558 │ │ │ │ - vmov s15, r8 │ │ │ │ - vcvt.f64.s32 d6, s15 │ │ │ │ - vldr s15, [sp, #8] │ │ │ │ - vcvt.f64.s32 d7, s15 │ │ │ │ - vdiv.f64 d5, d3, d6 │ │ │ │ - vdiv.f64 d6, d4, d7 │ │ │ │ - vcvt.f32.f64 s10, d5 │ │ │ │ - vcvt.f32.f64 s12, d6 │ │ │ │ - vstr s10, [r5, #504] @ 0x1f8 │ │ │ │ - vstr s12, [r5, #524] @ 0x20c │ │ │ │ - ldr r2, [pc, #1492] @ 53b34 │ │ │ │ - mov r3, sl │ │ │ │ - add r2, pc, r2 │ │ │ │ + vmov s15, r3 │ │ │ │ + add r3, r2, #1056 @ 0x420 │ │ │ │ + vstr d16, [r3, #52] @ 0x34 │ │ │ │ + str r1, [r3, #60] @ 0x3c │ │ │ │ + str r1, [r3, #52] @ 0x34 │ │ │ │ + add r1, r3, #4 │ │ │ │ + vstr d16, [r3, #20] │ │ │ │ + vstr d16, [r3, #28] │ │ │ │ + vcvt.f64.u32 d19, s15 │ │ │ │ + vstr d16, [r3, #36] @ 0x24 │ │ │ │ + vstr d16, [r3, #44] @ 0x2c │ │ │ │ + vstr s14, [r3] │ │ │ │ + str r6, [r3, #48] @ 0x30 │ │ │ │ + vdiv.f64 d18, d20, d19 │ │ │ │ + vcvt.f32.f64 s15, d18 │ │ │ │ + vstr s15, [r3, #20] │ │ │ │ + vst1.8 {d16-d17}, [r1] │ │ │ │ + ldr r1, [r2, #1156] @ 0x484 │ │ │ │ + ldrd r6, [r3] │ │ │ │ + cmp r1, #0 │ │ │ │ + add r1, r2, #504 @ 0x1f8 │ │ │ │ + strd r6, [r1] │ │ │ │ + ldrd r6, [r3, #8] │ │ │ │ + strd r6, [r1, #8] │ │ │ │ + ldrd r6, [r3, #16] │ │ │ │ + strd r6, [r1, #16] │ │ │ │ + ldrd r6, [r3, #24] │ │ │ │ + strd r6, [r1, #24] │ │ │ │ + ldrd r6, [r3, #32] │ │ │ │ + strd r6, [r1, #32] │ │ │ │ + ldrd r6, [r3, #40] @ 0x28 │ │ │ │ + strd r6, [r1, #40] @ 0x28 │ │ │ │ + ldrd r6, [r3, #48] @ 0x30 │ │ │ │ + strd r6, [r1, #48] @ 0x30 │ │ │ │ + ldrd r6, [r3, #56] @ 0x38 │ │ │ │ + strd r6, [r1, #56] @ 0x38 │ │ │ │ + bne 5534c │ │ │ │ + vmov s15, lr │ │ │ │ + vcvt.f64.s32 d17, s15 │ │ │ │ + vmov s15, r9 │ │ │ │ + vcvt.f64.s32 d16, s15 │ │ │ │ + vdiv.f64 d7, d21, d17 │ │ │ │ + vdiv.f64 d17, d20, d16 │ │ │ │ + vcvt.f32.f64 s14, d7 │ │ │ │ + vcvt.f32.f64 s15, d17 │ │ │ │ + vstr s14, [r2, #504] @ 0x1f8 │ │ │ │ + vstr s15, [r2, #524] @ 0x20c │ │ │ │ + ldr r2, [pc, #1488] @ 55924 │ │ │ │ + mov r3, r0 │ │ │ │ mov r1, #6 │ │ │ │ mov r0, #3 │ │ │ │ - str fp, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r3, [pc, #1468] @ 53b38 │ │ │ │ - ldr r2, [sp, #12] │ │ │ │ + str ip, [sp] │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r3, [pc, #1464] @ 55928 │ │ │ │ + ldr r2, [sl] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r2, [r2] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - ldr r3, [r6] │ │ │ │ - bge 536ec │ │ │ │ - ldr r1, [pc, #1440] @ 53b3c │ │ │ │ - ldr r5, [r4, r1] │ │ │ │ - ldr r1, [pc, #1436] @ 53b40 │ │ │ │ + ldr r3, [r8] │ │ │ │ + bge 554ec │ │ │ │ + ldr r1, [pc, #1440] @ 5592c │ │ │ │ + ldr r6, [r4, r1] │ │ │ │ + ldr r1, [pc, #1436] @ 55930 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r7, [r1] │ │ │ │ - ldr r1, [r5] │ │ │ │ + ldr r1, [r6] │ │ │ │ cmp r1, #0 │ │ │ │ - bne 536cc │ │ │ │ + bne 554cc │ │ │ │ mov r0, r1 │ │ │ │ blx r7 │ │ │ │ - ldr r8, [r9] │ │ │ │ - ands r8, r8, #3 │ │ │ │ - beq 53624 │ │ │ │ - ldr r7, [pc, #1396] @ 53b44 │ │ │ │ + ldr r9, [r5] │ │ │ │ + ands r9, r9, #3 │ │ │ │ + beq 55414 │ │ │ │ + ldr r7, [pc, #1396] @ 55934 │ │ │ │ mov lr, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ add ip, r7, #1120 @ 0x460 │ │ │ │ add r3, r7, #1056 @ 0x420 │ │ │ │ add r2, r7, #504 @ 0x1f8 │ │ │ │ vldr s14, [r3] │ │ │ │ - vldr s15, [r2] │ │ │ │ - ldr r0, [r3, #4] │ │ │ │ + add r2, r2, #16 │ │ │ │ + add r3, r3, #16 │ │ │ │ + vldr s15, [r2, #-16] │ │ │ │ + ldr r0, [r3, #-12] │ │ │ │ + ldr r1, [r2, #-12] │ │ │ │ vneg.f32 s14, s14 │ │ │ │ vneg.f32 s15, s15 │ │ │ │ - str r0, [r3] │ │ │ │ - add r3, r3, #16 │ │ │ │ - ldr r1, [r2, #4] │ │ │ │ - vstr s14, [r3, #-12] │ │ │ │ + str r0, [r3, #-16] │ │ │ │ cmp r3, ip │ │ │ │ - vstr s15, [r2, #4] │ │ │ │ - str r1, [r2] │ │ │ │ - add r2, r2, #16 │ │ │ │ - bne 535e0 │ │ │ │ + vstr s14, [r3, #-12] │ │ │ │ + str r1, [r2, #-16] │ │ │ │ + vstr s15, [r2, #-12] │ │ │ │ + bne 553d0 │ │ │ │ add lr, lr, #1 │ │ │ │ - cmp r8, lr │ │ │ │ - bne 535d8 │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r5, [pc, #1304] @ 53b48 │ │ │ │ - ldr r3, [pc, #1304] @ 53b4c │ │ │ │ - add r5, pc, r5 │ │ │ │ + cmp r9, lr │ │ │ │ + bne 553c8 │ │ │ │ + ldr r1, [r6] │ │ │ │ mov r2, #0 │ │ │ │ - str r2, [r5, #1168] @ 0x490 │ │ │ │ - str r2, [r5, #1172] @ 0x494 │ │ │ │ + ldr r6, [pc, #1300] @ 55938 │ │ │ │ + ldr r3, [pc, #1300] @ 5593c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r2, [r6, #1168] @ 0x490 │ │ │ │ + str r2, [r6, #1172] @ 0x494 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ orrs r3, r3, r1 │ │ │ │ - beq 5365c │ │ │ │ - ldr r3, [r5, #1140] @ 0x474 │ │ │ │ + beq 5544c │ │ │ │ + ldr r3, [r6, #1140] @ 0x474 │ │ │ │ cmp r3, r2 │ │ │ │ - bne 53770 │ │ │ │ - ldr r3, [pc, #1260] @ 53b50 │ │ │ │ - ldr r5, [pc, #1260] @ 53b54 │ │ │ │ + bne 55568 │ │ │ │ + ldr r3, [pc, #1260] @ 55940 │ │ │ │ + ldr r5, [pc, #1260] @ 55944 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r5, pc, r5 │ │ │ │ - ldr r3, [r3] │ │ │ │ add r0, r5, #1056 @ 0x420 │ │ │ │ + ldr r3, [r3] │ │ │ │ blx r3 │ │ │ │ ldr r3, [r5, #1156] @ 0x484 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 53758 │ │ │ │ - ldr r3, [pc, #1228] @ 53b58 │ │ │ │ + beq 55550 │ │ │ │ + ldr r3, [pc, #1228] @ 55948 │ │ │ │ mov r0, #16384 @ 0x4000 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ blx r3 │ │ │ │ - ldr r2, [pc, #1212] @ 53b5c │ │ │ │ - ldr r3, [pc, #1140] @ 53b18 │ │ │ │ + ldr r2, [pc, #1212] @ 5594c │ │ │ │ + ldr r3, [pc, #1144] @ 5590c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 53b10 │ │ │ │ - add sp, sp, #44 @ 0x2c │ │ │ │ - vpop {d8-d9} │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 52c78 │ │ │ │ - ldr r1, [pc, #1164] @ 53b60 │ │ │ │ - ldr r0, [pc, #1164] @ 53b64 │ │ │ │ + bne 55904 │ │ │ │ + add sp, sp, #32 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldr sl, [sp, #24] │ │ │ │ + ldr lr, [sp, #28] │ │ │ │ + add sp, sp, #32 │ │ │ │ + b 549b8 │ │ │ │ + ldr r1, [pc, #1148] @ 55950 │ │ │ │ + ldr r0, [pc, #1148] @ 55954 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r1, [r1] │ │ │ │ ldr r0, [r0] │ │ │ │ blx r7 │ │ │ │ - b 535bc │ │ │ │ - str r2, [sp] │ │ │ │ - str r2, [sp, #28] │ │ │ │ + b 553ac │ │ │ │ + strd r2, [sp] │ │ │ │ + add r1, sp, #16 │ │ │ │ + add r0, sp, #12 │ │ │ │ + strd r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ - add r1, sp, #24 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - str r3, [sp, #32] │ │ │ │ - str r2, [sp, #20] │ │ │ │ - add r3, sp, #32 │ │ │ │ - str r2, [sp, #24] │ │ │ │ - add r0, sp, #20 │ │ │ │ - add r2, sp, #28 │ │ │ │ - bl 3ef20 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - ldr r1, [r6] │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ + add r3, sp, #24 │ │ │ │ + str r2, [sp, #12] │ │ │ │ + str r2, [sp, #16] │ │ │ │ + add r2, sp, #20 │ │ │ │ + bl 3fe88 │ │ │ │ + ldr r1, [r8] │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + ldr r2, [sp, #16] │ │ │ │ sub r1, r1, r3 │ │ │ │ - ldr r2, [pc, #1036] @ 53b40 │ │ │ │ - sub r1, r1, r0 │ │ │ │ - str r1, [sp, #24] │ │ │ │ + sub r1, r1, r2 │ │ │ │ + ldr r2, [pc, #1020] @ 55930 │ │ │ │ + str r1, [sp, #16] │ │ │ │ ldr r2, [r4, r2] │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - ldr r5, [r2] │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ - blx r5 │ │ │ │ - ldr r3, [pc, #1000] @ 53b3c │ │ │ │ - ldr r5, [r4, r3] │ │ │ │ - b 535bc │ │ │ │ - ldr r3, [pc, #1032] @ 53b68 │ │ │ │ + ldr r6, [r2] │ │ │ │ + ldr r2, [sp, #20] │ │ │ │ + blx r6 │ │ │ │ + ldr r3, [pc, #992] @ 5592c │ │ │ │ + ldr r6, [r4, r3] │ │ │ │ + b 553ac │ │ │ │ + ldr r3, [pc, #1024] @ 55958 │ │ │ │ mov r0, #1 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r0, [r3] │ │ │ │ - bl 1673e4 │ │ │ │ - b 53684 │ │ │ │ + bl 1758c8 │ │ │ │ + b 55474 │ │ │ │ mov r2, #2 │ │ │ │ - add r1, sp, #32 │ │ │ │ - add r0, sp, #28 │ │ │ │ - bl 3ec4c │ │ │ │ - bl 3ef14 │ │ │ │ - ldr r2, [pc, #992] @ 53b6c │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - ldr r2, [r4, r2] │ │ │ │ + add r1, sp, #24 │ │ │ │ + add r0, sp, #20 │ │ │ │ + add r6, r6, #1056 @ 0x420 │ │ │ │ + bl 3fb84 │ │ │ │ + bl 3fe80 │ │ │ │ + ldr r1, [pc, #980] @ 5595c │ │ │ │ + ldr r0, [sp, #20] │ │ │ │ + ldr r3, [sl] │ │ │ │ + ldr r1, [r4, r1] │ │ │ │ + vldr s15, [r6, #48] @ 0x30 │ │ │ │ + vmov s14, r3 │ │ │ │ + vldr s12, [r6] │ │ │ │ ldr r1, [r1] │ │ │ │ - ldr lr, [r2] │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ - vmov s15, r1 │ │ │ │ - add r2, r2, lr │ │ │ │ - vmov s9, r2 │ │ │ │ - vcvt.f64.s32 d2, s15 │ │ │ │ - add r5, r5, #1056 @ 0x420 │ │ │ │ - vcvt.f64.s32 d0, s9 │ │ │ │ - vldr s10, [r5] │ │ │ │ - vldr s14, [r5, #16] │ │ │ │ - ldr r3, [pc, #940] @ 53b70 │ │ │ │ - vcvt.f64.f32 d5, s10 │ │ │ │ - vdiv.f64 d1, d0, d2 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ + vldr s13, [r6, #16] │ │ │ │ + vcvt.f64.f32 d20, s12 │ │ │ │ + ldr r2, [r8] │ │ │ │ + add r0, r0, r1 │ │ │ │ + vcvt.f64.s32 d19, s14 │ │ │ │ + sub r3, r3, r0 │ │ │ │ + ldr r1, [pc, #924] @ 55960 │ │ │ │ + vmov s15, r0 │ │ │ │ + vcvt.f64.f32 d17, s13 │ │ │ │ + vmov s11, r3 │ │ │ │ + ldr r3, [pc, #912] @ 55964 │ │ │ │ + vmov s14, r2 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - sub r1, r1, r2 │ │ │ │ - vmov s9, r1 │ │ │ │ - ldr ip, [r3] │ │ │ │ - ldr r1, [sp, #32] │ │ │ │ - vldr s6, [r5, #48] @ 0x30 │ │ │ │ - ldr r0, [pc, #904] @ 53b74 │ │ │ │ - add r1, r1, ip │ │ │ │ - vcvt.f32.s32 s8, s9 │ │ │ │ - vmov s9, r1 │ │ │ │ - vcvt.f64.f32 d3, s6 │ │ │ │ - ldr r3, [r6] │ │ │ │ - vcvt.f64.s32 d8, s9 │ │ │ │ - vmov s13, r3 │ │ │ │ - vcvt.f64.s32 d6, s13 │ │ │ │ - vdiv.f64 d0, d8, d6 │ │ │ │ - vmul.f64 d5, d5, d1 │ │ │ │ - vmul.f64 d7, d7, d1 │ │ │ │ - vmul.f64 d3, d3, d1 │ │ │ │ - vcvt.f32.f64 s10, d5 │ │ │ │ - vcvt.f32.f64 s14, d7 │ │ │ │ - vcvt.f32.f64 s6, d3 │ │ │ │ - vstr s10, [r5] │ │ │ │ - vstr s14, [r5, #16] │ │ │ │ - ldr r0, [r4, r0] │ │ │ │ - vldr s9, [r0] │ │ │ │ - vcmpe.f32 s9, #0.0 │ │ │ │ + vcvt.f64.s32 d22, s15 │ │ │ │ + vcvt.f32.s32 s11, s11 │ │ │ │ + ldr r3, [r3] │ │ │ │ + vcvt.f64.s32 d18, s14 │ │ │ │ + vdiv.f64 d21, d22, d19 │ │ │ │ + vmul.f64 d20, d20, d21 │ │ │ │ + vmul.f64 d17, d17, d21 │ │ │ │ + vmul.f64 d16, d16, d21 │ │ │ │ + vcvt.f32.f64 s13, d20 │ │ │ │ + vcvt.f32.f64 s15, d17 │ │ │ │ + vcvt.f32.f64 s12, d16 │ │ │ │ + vstr s13, [r6] │ │ │ │ + vstr s15, [r6, #16] │ │ │ │ + ldr r1, [r4, r1] │ │ │ │ + vldr s13, [r1] │ │ │ │ + ldr r1, [sp, #24] │ │ │ │ + vcmpe.f32 s13, #0.0 │ │ │ │ + add r1, r1, r3 │ │ │ │ + vmov s15, r1 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - blt 53a50 │ │ │ │ + vcvt.f64.s32 d16, s15 │ │ │ │ + vdiv.f64 d22, d16, d18 │ │ │ │ + blt 55844 │ │ │ │ vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ - vcmpe.f32 s9, s15 │ │ │ │ + vcmpe.f32 s13, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bls 53b00 │ │ │ │ - vmov s15, r2 │ │ │ │ - vmov.f32 s14, s8 │ │ │ │ - vmov.f32 s11, #112 @ 0x3f800000 1.0 │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - vsub.f32 s11, s9, s11 │ │ │ │ - vmla.f32 s14, s11, s15 │ │ │ │ - vcvt.s32.f32 s15, s14 │ │ │ │ - vmov r0, s15 │ │ │ │ - vmov.f32 s15, #96 @ 0x3f000000 0.5 │ │ │ │ - vmul.f32 s15, s8, s15 │ │ │ │ - sub r3, r3, r1 │ │ │ │ - vmov s11, r3 │ │ │ │ - ldr r3, [pc, #752] @ 53b78 │ │ │ │ - vcvt.f64.f32 d3, s6 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r3, r3, #1056 @ 0x420 │ │ │ │ - vldr s2, [r3, #20] │ │ │ │ + bls 558f4 │ │ │ │ + vmov s15, r0 │ │ │ │ + vmov.f32 s10, #112 @ 0x3f800000 1.0 │ │ │ │ + vsub.f32 s10, s13, s10 │ │ │ │ + vcvt.f32.s32 s14, s15 │ │ │ │ + vmov.f32 s15, s11 │ │ │ │ + vmla.f32 s15, s10, s14 │ │ │ │ vcvt.s32.f32 s15, s15 │ │ │ │ - vldr s16, [r3, #4] │ │ │ │ - vcvt.f64.f32 d1, s2 │ │ │ │ - vldr s18, [r3, #52] @ 0x34 │ │ │ │ - vcvt.f64.f32 d8, s16 │ │ │ │ - vmov ip, s15 │ │ │ │ - sub r0, r0, ip │ │ │ │ - vmov s14, r0 │ │ │ │ - vmul.f64 d1, d1, d0 │ │ │ │ - ldr r0, [pc, #700] @ 53b7c │ │ │ │ - vcvt.f64.s32 d7, s14 │ │ │ │ - vmul.f64 d8, d8, d0 │ │ │ │ - vcvt.f64.f32 d9, s18 │ │ │ │ - vcvt.f32.f64 s2, d1 │ │ │ │ - vadd.f64 d7, d7, d7 │ │ │ │ - vcvt.f32.s32 s11, s11 │ │ │ │ - vcvt.f32.f64 s16, d8 │ │ │ │ - vmul.f64 d0, d9, d0 │ │ │ │ - vstr s2, [r3, #20] │ │ │ │ - vdiv.f64 d1, d7, d2 │ │ │ │ - vstr s16, [r3, #4] │ │ │ │ - vcvt.f32.f64 s10, d0 │ │ │ │ - vadd.f64 d3, d1, d3 │ │ │ │ - vcvt.f32.f64 s6, d3 │ │ │ │ - vstr s6, [r3, #48] @ 0x30 │ │ │ │ - ldr r3, [r4, r0] │ │ │ │ - vldr s8, [r3] │ │ │ │ - vcmpe.f32 s8, #0.0 │ │ │ │ + vmov r3, s15 │ │ │ │ + sub r2, r2, r1 │ │ │ │ + vmov.f32 s15, #96 @ 0x3f000000 0.5 │ │ │ │ + vcvt.f64.f32 d21, s12 │ │ │ │ + vmov s14, r2 │ │ │ │ + ldr r2, [pc, #748] @ 55968 │ │ │ │ + vmul.f32 s11, s11, s15 │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r2, r2, #1056 @ 0x420 │ │ │ │ + vcvt.s32.f32 s11, s11 │ │ │ │ + vldr s12, [r2, #4] │ │ │ │ + vcvt.f32.s32 s14, s14 │ │ │ │ + vldr s15, [r2, #20] │ │ │ │ + vldr s10, [r2, #52] @ 0x34 │ │ │ │ + vmov ip, s11 │ │ │ │ + vcvt.f64.f32 d17, s12 │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ + vcvt.f64.f32 d20, s10 │ │ │ │ + sub r3, r3, ip │ │ │ │ + vmul.f64 d17, d17, d22 │ │ │ │ + vmul.f64 d16, d16, d22 │ │ │ │ + vmul.f64 d20, d20, d22 │ │ │ │ + vcvt.f32.f64 s12, d17 │ │ │ │ + vcvt.f32.f64 s15, d16 │ │ │ │ + vcvt.f32.f64 s10, d20 │ │ │ │ + vstr s12, [r2, #4] │ │ │ │ + vstr s15, [r2, #20] │ │ │ │ + vmov s15, r3 │ │ │ │ + ldr r3, [pc, #660] @ 5596c │ │ │ │ + vcvt.f64.s32 d16, s15 │ │ │ │ + vadd.f64 d16, d16, d16 │ │ │ │ + vdiv.f64 d17, d16, d19 │ │ │ │ + vadd.f64 d17, d17, d21 │ │ │ │ + vcvt.f32.f64 s15, d17 │ │ │ │ + vstr s15, [r2, #48] @ 0x30 │ │ │ │ + ldr r3, [r4, r3] │ │ │ │ + vldr s12, [r3] │ │ │ │ + vcmpe.f32 s12, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - blt 53aa4 │ │ │ │ + blt 55898 │ │ │ │ vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ - vcmpe.f32 s8, s15 │ │ │ │ + vcmpe.f32 s12, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bls 53af0 │ │ │ │ + bls 558e4 │ │ │ │ vmov s15, r1 │ │ │ │ - vmov.f32 s14, s11 │ │ │ │ - vmov.f32 s7, #112 @ 0x3f800000 1.0 │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - vsub.f32 s7, s8, s7 │ │ │ │ - vmla.f32 s14, s7, s15 │ │ │ │ - vcvt.s32.f32 s15, s14 │ │ │ │ - vmov r0, s15 │ │ │ │ - vmov.f32 s15, #96 @ 0x3f000000 0.5 │ │ │ │ - vmul.f32 s15, s11, s15 │ │ │ │ - ldr r3, [r9] │ │ │ │ - vcvt.f64.f32 d5, s10 │ │ │ │ - and r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - vcmpe.f32 s9, #0.0 │ │ │ │ + vmov.f32 s9, #112 @ 0x3f800000 1.0 │ │ │ │ + vsub.f32 s9, s12, s9 │ │ │ │ + vcvt.f32.s32 s11, s15 │ │ │ │ + vmov.f32 s15, s14 │ │ │ │ + vmla.f32 s15, s9, s11 │ │ │ │ vcvt.s32.f32 s15, s15 │ │ │ │ vmov r3, s15 │ │ │ │ - sub r3, r0, r3 │ │ │ │ - vmov s14, r3 │ │ │ │ - mov r3, r2 │ │ │ │ - movne r2, r1 │ │ │ │ - vcvt.f64.s32 d7, s14 │ │ │ │ - movne r1, r3 │ │ │ │ - ldr r3, [pc, #512] @ 53b80 │ │ │ │ + vmov.f32 s15, #96 @ 0x3f000000 0.5 │ │ │ │ + ldr r2, [r5] │ │ │ │ + mov ip, r0 │ │ │ │ + vcvt.f64.f32 d17, s10 │ │ │ │ + vcmpe.f32 s13, #0.0 │ │ │ │ + vmul.f32 s14, s14, s15 │ │ │ │ + and r2, r2, #1 │ │ │ │ + cmp r2, #0 │ │ │ │ + ldr r2, [pc, #536] @ 55970 │ │ │ │ + movne r0, r1 │ │ │ │ + movne r1, ip │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - vadd.f64 d7, d7, d7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr ip, [r3, #1160] @ 0x488 │ │ │ │ - add r0, r3, #1056 @ 0x420 │ │ │ │ - vdiv.f64 d3, d7, d6 │ │ │ │ - sub ip, ip, r2 │ │ │ │ - vsub.f64 d7, d5, d3 │ │ │ │ - vcvt.f32.f64 s14, d7 │ │ │ │ - vstr s14, [r0, #52] @ 0x34 │ │ │ │ - blt 53a88 │ │ │ │ + vcvt.s32.f32 s14, s14 │ │ │ │ + add r2, pc, r2 │ │ │ │ + vmov ip, s14 │ │ │ │ + sub r3, r3, ip │ │ │ │ + ldr ip, [r2, #1160] @ 0x488 │ │ │ │ + vmov s15, r3 │ │ │ │ + add r3, r2, #1056 @ 0x420 │ │ │ │ + sub ip, ip, r0 │ │ │ │ + vcvt.f64.s32 d16, s15 │ │ │ │ + vadd.f64 d16, d16, d16 │ │ │ │ + vdiv.f64 d19, d16, d18 │ │ │ │ + vsub.f64 d17, d17, d19 │ │ │ │ + vcvt.f32.f64 s15, d17 │ │ │ │ + vstr s15, [r3, #52] @ 0x34 │ │ │ │ + blt 5587c │ │ │ │ vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ - vcmpe.f32 s9, s15 │ │ │ │ + vcmpe.f32 s13, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bls 53ad8 │ │ │ │ - vmov s15, r2 │ │ │ │ + bls 558cc │ │ │ │ vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ - vsub.f32 s9, s9, s14 │ │ │ │ + vmov s15, r0 │ │ │ │ + vsub.f32 s13, s13, s14 │ │ │ │ vmov s14, ip │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vcvt.f32.s32 s14, s14 │ │ │ │ - vmla.f32 s14, s9, s15 │ │ │ │ + vmla.f32 s14, s13, s15 │ │ │ │ vcvt.s32.f32 s15, s14 │ │ │ │ vmov r2, s15 │ │ │ │ - vcmpe.f32 s8, #0.0 │ │ │ │ - ldr r3, [pc, #412] @ 53b84 │ │ │ │ + vcmpe.f32 s12, #0.0 │ │ │ │ + ldr r3, [pc, #408] @ 55974 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #1164] @ 0x48c │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - sub r0, r0, r1 │ │ │ │ str r2, [r3, #1172] @ 0x494 │ │ │ │ - blt 53a6c │ │ │ │ + sub r0, r0, r1 │ │ │ │ + blt 55860 │ │ │ │ vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ - vcmpe.f32 s8, s15 │ │ │ │ + vcmpe.f32 s12, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bls 53ac0 │ │ │ │ + bls 558b4 │ │ │ │ vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ vmov s15, r1 │ │ │ │ - vsub.f32 s8, s8, s14 │ │ │ │ + vsub.f32 s13, s12, s14 │ │ │ │ vmov s14, r0 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vcvt.f32.s32 s14, s14 │ │ │ │ - vmla.f32 s14, s8, s15 │ │ │ │ + vmla.f32 s14, s13, s15 │ │ │ │ vcvt.s32.f32 s15, s14 │ │ │ │ vmov r3, s15 │ │ │ │ sub ip, ip, r2 │ │ │ │ - ldr r2, [pc, #332] @ 53b88 │ │ │ │ + ldr r2, [pc, #328] @ 55978 │ │ │ │ sub r0, r0, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r2, #1168] @ 0x490 │ │ │ │ - str ip, [r2, #1180] @ 0x49c │ │ │ │ str r0, [r2, #1176] @ 0x498 │ │ │ │ - b 5365c │ │ │ │ - bpl 53850 │ │ │ │ - vmov s15, r2 │ │ │ │ - vcvt.f32.s32 s14, s15 │ │ │ │ - vmul.f32 s14, s14, s9 │ │ │ │ - vcvt.s32.f32 s15, s14 │ │ │ │ - vmov r0, s15 │ │ │ │ - b 53870 │ │ │ │ - bpl 53a0c │ │ │ │ + str ip, [r2, #1180] @ 0x49c │ │ │ │ + b 5544c │ │ │ │ + bpl 55644 │ │ │ │ + vmov s15, r0 │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + vmul.f32 s15, s15, s13 │ │ │ │ + vcvt.s32.f32 s15, s15 │ │ │ │ + vmov r3, s15 │ │ │ │ + b 55664 │ │ │ │ + bpl 55800 │ │ │ │ vmov s15, r1 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - vmul.f32 s15, s15, s8 │ │ │ │ + vmul.f32 s15, s15, s12 │ │ │ │ vcvt.s32.f32 s15, s15 │ │ │ │ vmov r3, s15 │ │ │ │ - b 53a30 │ │ │ │ - bpl 539b8 │ │ │ │ - vmov s15, r2 │ │ │ │ + b 55824 │ │ │ │ + bpl 557ac │ │ │ │ + vmov s15, r0 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - vmul.f32 s15, s15, s9 │ │ │ │ + vmul.f32 s15, s15, s13 │ │ │ │ vcvt.s32.f32 s15, s15 │ │ │ │ vmov r2, s15 │ │ │ │ - b 539dc │ │ │ │ - bpl 5391c │ │ │ │ + b 557d0 │ │ │ │ + bpl 55710 │ │ │ │ vmov s15, r1 │ │ │ │ - vcvt.f32.s32 s14, s15 │ │ │ │ - vmul.f32 s14, s14, s8 │ │ │ │ - vcvt.s32.f32 s15, s14 │ │ │ │ - vmov r0, s15 │ │ │ │ - b 5393c │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + vmul.f32 s15, s15, s12 │ │ │ │ + vcvt.s32.f32 s15, s15 │ │ │ │ + vmov r3, s15 │ │ │ │ + b 55730 │ │ │ │ vmov s15, r0 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - vmul.f32 s15, s15, s8 │ │ │ │ + vmul.f32 s15, s15, s12 │ │ │ │ vcvt.s32.f32 s15, s15 │ │ │ │ vmov r3, s15 │ │ │ │ - b 53a30 │ │ │ │ + b 55824 │ │ │ │ vmov s15, ip │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - vmul.f32 s15, s15, s9 │ │ │ │ + vmul.f32 s15, s15, s13 │ │ │ │ vcvt.s32.f32 s15, s15 │ │ │ │ vmov r2, s15 │ │ │ │ - b 539dc │ │ │ │ - vmul.f32 s14, s8, s11 │ │ │ │ - vcvt.s32.f32 s15, s14 │ │ │ │ - vmov r0, s15 │ │ │ │ - b 5393c │ │ │ │ - vmul.f32 s14, s9, s8 │ │ │ │ - vcvt.s32.f32 s15, s14 │ │ │ │ - vmov r0, s15 │ │ │ │ - b 53870 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - mlaeq lr, r4, lr, sl │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq sl, lr, r4, ror lr │ │ │ │ - andeq r1, r0, r4, lsl #22 │ │ │ │ - andeq r1, r0, r4, lsr #24 │ │ │ │ - andeq r1, r0, r4, ror #19 │ │ │ │ - eoreq r7, pc, r8, lsr #15 │ │ │ │ - svclt 0x00800000 │ │ │ │ - andseq lr, r7, r4, lsr #4 │ │ │ │ - @ instruction: 0x000018bc │ │ │ │ - andeq r1, r0, r4, lsl sp │ │ │ │ - andeq r1, r0, ip, asr #20 │ │ │ │ - eoreq r7, pc, r8, asr #12 │ │ │ │ - eoreq r7, pc, r8, ror #11 │ │ │ │ - muleq r0, r4, r8 │ │ │ │ - andeq r1, r0, ip, ror sl │ │ │ │ - strhteq r7, [pc], -r0 │ │ │ │ - andeq r1, r0, ip, lsr #16 │ │ │ │ - eoreq sl, lr, r0, lsr #24 │ │ │ │ - andeq r1, r0, r4, lsl ip │ │ │ │ - strdeq r1, [r0], -r8 │ │ │ │ - ldrdeq r1, [r0], -ip │ │ │ │ - andeq r1, r0, ip, lsr #15 │ │ │ │ - strdeq r1, [r0], -ip │ │ │ │ - andeq r1, r0, r0, asr sl │ │ │ │ - mlaeq pc, r0, r3, r7 @ │ │ │ │ - andeq r1, r0, r8, lsl #14 │ │ │ │ - mlaeq pc, r4, r2, r7 @ │ │ │ │ - eoreq r7, pc, r4, lsr r2 @ │ │ │ │ - ldrdeq r7, [pc], -ip @ │ │ │ │ + b 557d0 │ │ │ │ + vmul.f32 s15, s12, s14 │ │ │ │ + vcvt.s32.f32 s15, s15 │ │ │ │ + vmov r3, s15 │ │ │ │ + b 55730 │ │ │ │ + vmul.f32 s15, s13, s11 │ │ │ │ + vcvt.s32.f32 s15, s15 │ │ │ │ + vmov r3, s15 │ │ │ │ + b 55664 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + ldrhteq r9, [r0], -ip │ │ │ │ + muleq r0, ip, ip │ │ │ │ + ldrhteq r9, [r0], -r0 │ │ │ │ + strdeq r1, [r0], -r0 │ │ │ │ + andeq r1, r0, r0, lsl ip │ │ │ │ + ldrdeq r1, [r0], -r0 │ │ │ │ + ldrsbteq r5, [r1], -r0 │ │ │ │ + andseq lr, r8, r4, ror r6 │ │ │ │ + andeq r1, r0, r8, lsr #17 │ │ │ │ + andeq r1, r0, r0, lsl #26 │ │ │ │ + andeq r1, r0, r8, lsr sl │ │ │ │ + eorseq r5, r1, r8, asr r8 │ │ │ │ + ldrshteq r5, [r1], -r4 │ │ │ │ + andeq r1, r0, r0, lsl #17 │ │ │ │ + andeq r1, r0, r8, ror #20 │ │ │ │ + eorseq r5, r1, r0, asr #15 │ │ │ │ + andeq r1, r0, r8, lsl r8 │ │ │ │ + eorseq r8, r0, r0, asr #28 │ │ │ │ + andeq r1, r0, r0, lsl #24 │ │ │ │ + andeq r1, r0, r4, ror #13 │ │ │ │ + andeq r1, r0, r8, asr #11 │ │ │ │ + muleq r0, r8, r7 │ │ │ │ + andeq r1, r0, ip, lsr sl │ │ │ │ + andeq r1, r0, r8, ror #11 │ │ │ │ + mlaseq r1, ip, r5, r5 │ │ │ │ + strdeq r1, [r0], -r4 │ │ │ │ + ldrhteq r5, [r1], -r4 │ │ │ │ + eorseq r5, r1, r0, asr #8 │ │ │ │ + eorseq r5, r1, r8, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ + strd r4, [sp, #-28]! @ 0xffffffe4 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + str lr, [sp, #24] │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ - ldr r3, [pc, #1732] @ 54268 │ │ │ │ - ldr r1, [pc, #1732] @ 5426c │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r3, #432] @ 0x1b0 │ │ │ │ + ldr r1, [pc, #1768] @ 56088 │ │ │ │ + sub sp, sp, #36 @ 0x24 │ │ │ │ + ldr r2, [pc, #1764] @ 5608c │ │ │ │ + ldr r3, [pc, #1764] @ 56090 │ │ │ │ add r1, pc, r1 │ │ │ │ - tst r2, #64 @ 0x40 │ │ │ │ - ldr r2, [pc, #1716] @ 54270 │ │ │ │ - ldr r7, [pc, #1716] @ 54274 │ │ │ │ + ldr r7, [pc, #1760] @ 56094 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ - sub sp, sp, #36 @ 0x24 │ │ │ │ + add r3, pc, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r3, #1184] @ 0x4a0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #28] │ │ │ │ mov r2, #0 │ │ │ │ - bne 540a8 │ │ │ │ + ldr r2, [r3, #432] @ 0x1b0 │ │ │ │ + ldr r3, [r3, #1184] @ 0x4a0 │ │ │ │ + tst r2, #64 @ 0x40 │ │ │ │ + bne 55ebc │ │ │ │ movw r2, #9985 @ 0x2701 │ │ │ │ cmp r3, #0 │ │ │ │ movw r5, #9729 @ 0x2601 │ │ │ │ movne r5, r2 │ │ │ │ - bl 51d38 │ │ │ │ - ldr r3, [pc, #1664] @ 54278 │ │ │ │ + bl 539cc │ │ │ │ + ldr r3, [pc, #1700] @ 56098 │ │ │ │ movw r2, #34233 @ 0x85b9 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r3, #1152] @ 0x480 │ │ │ │ ldr r3, [r3, #412] @ 0x19c │ │ │ │ cmp r1, r2 │ │ │ │ - beq 5409c │ │ │ │ + beq 55ecc │ │ │ │ cmp r3, #1 │ │ │ │ movw r0, #3553 @ 0xde1 │ │ │ │ - movw r1, #34037 @ 0x84f5 │ │ │ │ - moveq r2, #1 │ │ │ │ - movne r2, #0 │ │ │ │ - movne r1, r0 │ │ │ │ + movw r2, #34037 @ 0x84f5 │ │ │ │ + moveq r1, #1 │ │ │ │ + movne r1, #0 │ │ │ │ + movne r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ - ldr r3, [pc, #1612] @ 5427c │ │ │ │ + ldr r3, [pc, #1648] @ 5609c │ │ │ │ add r3, pc, r3 │ │ │ │ - str r2, [r3, #1052] @ 0x41c │ │ │ │ - str r1, [r3, #468] @ 0x1d4 │ │ │ │ + str r2, [r3, #468] @ 0x1d4 │ │ │ │ ldr r2, [r3, #432] @ 0x1b0 │ │ │ │ + str r1, [r3, #1052] @ 0x41c │ │ │ │ ldr r1, [r3, #436] @ 0x1b4 │ │ │ │ lsl r2, r2, #8 │ │ │ │ lsl r1, r1, #12 │ │ │ │ - uxth r1, r1 │ │ │ │ and r2, r2, #3840 @ 0xf00 │ │ │ │ + uxth r1, r1 │ │ │ │ orr r2, r2, r1 │ │ │ │ ldr r1, [r3, #420] @ 0x1a4 │ │ │ │ and r1, r1, #15 │ │ │ │ orr r2, r2, r1 │ │ │ │ - str r2, [r3, #472] @ 0x1d8 │ │ │ │ ldr r1, [r3, #1120] @ 0x460 │ │ │ │ + str r2, [r3, #472] @ 0x1d8 │ │ │ │ ldr r2, [r3, #1124] @ 0x464 │ │ │ │ strne r1, [r3, #384] @ 0x180 │ │ │ │ strne r2, [r3, #392] @ 0x188 │ │ │ │ - bne 53cc8 │ │ │ │ + bne 55ac4 │ │ │ │ cmp r1, #32 │ │ │ │ movle r1, #32 │ │ │ │ strle r1, [r3, #384] @ 0x180 │ │ │ │ - ble 53ca4 │ │ │ │ + ble 55aa0 │ │ │ │ mov r3, #32 │ │ │ │ lsl r3, r3, #1 │ │ │ │ cmp r1, r3 │ │ │ │ - bgt 53c8c │ │ │ │ - ldr r1, [pc, #1504] @ 54280 │ │ │ │ + bgt 55a88 │ │ │ │ + ldr r1, [pc, #1540] @ 560a0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r1, #384] @ 0x180 │ │ │ │ cmp r2, #32 │ │ │ │ movgt r3, #32 │ │ │ │ - ble 5423c │ │ │ │ + ble 5605c │ │ │ │ lsl r3, r3, #1 │ │ │ │ cmp r2, r3 │ │ │ │ - bgt 53cb0 │ │ │ │ - ldr r2, [pc, #1472] @ 54284 │ │ │ │ + bgt 55aac │ │ │ │ + ldr r2, [pc, #1508] @ 560a4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r2, #392] @ 0x188 │ │ │ │ - ldr r3, [pc, #1464] @ 54288 │ │ │ │ + ldr r3, [pc, #1500] @ 560a8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #380] @ 0x17c │ │ │ │ cmp r2, #0 │ │ │ │ - beq 54004 │ │ │ │ + beq 55e10 │ │ │ │ ldr r2, [r3, #384] @ 0x180 │ │ │ │ add r2, r2, #63 @ 0x3f │ │ │ │ bic r2, r2, #63 @ 0x3f │ │ │ │ str r2, [r3, #384] @ 0x180 │ │ │ │ - ldr r3, [pc, #1432] @ 5428c │ │ │ │ + ldr r3, [pc, #1468] @ 560ac │ │ │ │ movw r0, #3042 @ 0xbe2 │ │ │ │ ldr r4, [r7, r3] │ │ │ │ ldr r3, [r4] │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4] │ │ │ │ movw r0, #2929 @ 0xb71 │ │ │ │ blx r3 │ │ │ │ - ldr r3, [pc, #1404] @ 54290 │ │ │ │ + ldr r3, [pc, #1440] @ 560b0 │ │ │ │ mov r0, #0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4] │ │ │ │ movw r0, #2884 @ 0xb44 │ │ │ │ blx r3 │ │ │ │ - ldr r3, [pc, #1376] @ 54294 │ │ │ │ - ldr r2, [pc, #1376] @ 54298 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r2, #468] @ 0x1d4 │ │ │ │ - ldr r3, [r3] │ │ │ │ + ldr r2, [pc, #1412] @ 560b4 │ │ │ │ + ldr r3, [pc, #1412] @ 560b8 │ │ │ │ + ldr r2, [r7, r2] │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [r3, #468] @ 0x1d4 │ │ │ │ + ldr r3, [r2] │ │ │ │ blx r3 │ │ │ │ - ldr r3, [pc, #1356] @ 5429c │ │ │ │ + ldr r3, [pc, #1392] @ 560bc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 53d7c │ │ │ │ - ldr r3, [pc, #1340] @ 542a0 │ │ │ │ + beq 55b78 │ │ │ │ + ldr r3, [pc, #1376] @ 560c0 │ │ │ │ movw r1, #1028 @ 0x404 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ movw r0, #1029 @ 0x405 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r0, r1 │ │ │ │ blx r2 │ │ │ │ - ldr r3, [pc, #1312] @ 542a4 │ │ │ │ - ldr r4, [pc, #1312] @ 542a8 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ + ldr r3, [pc, #1348] @ 560c4 │ │ │ │ movw r2, #7681 @ 0x1e01 │ │ │ │ - ldr r3, [r3] │ │ │ │ mov r1, #8704 @ 0x2200 │ │ │ │ mov r0, #8960 @ 0x2300 │ │ │ │ + ldr r4, [pc, #1336] @ 560c8 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ add r4, pc, r4 │ │ │ │ + ldr r3, [r3] │ │ │ │ blx r3 │ │ │ │ - ldr r2, [pc, #1284] @ 542ac │ │ │ │ - ldr ip, [r4, #392] @ 0x188 │ │ │ │ ldr r3, [r4, #384] @ 0x180 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #6 │ │ │ │ mov r0, #3 │ │ │ │ - str ip, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ + ldr r2, [r4, #392] @ 0x188 │ │ │ │ + str r2, [sp] │ │ │ │ + ldr r2, [pc, #1300] @ 560cc │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ str r5, [sp] │ │ │ │ - ldr ip, [r4, #392] @ 0x188 │ │ │ │ + mov ip, #0 │ │ │ │ + ldr r0, [r4, #384] @ 0x180 │ │ │ │ ldr r3, [r4, #1148] @ 0x47c │ │ │ │ ldr r2, [r4, #1152] @ 0x480 │ │ │ │ ldr r1, [r4, #1188] @ 0x4a4 │ │ │ │ + str r0, [sp, #4] │ │ │ │ + ldr r0, [r4, #392] @ 0x188 │ │ │ │ + str r0, [sp, #8] │ │ │ │ ldr r0, [r4, #468] @ 0x1d4 │ │ │ │ - str ip, [sp, #8] │ │ │ │ - ldr ip, [r4, #384] @ 0x180 │ │ │ │ - str ip, [sp, #4] │ │ │ │ - mov ip, #0 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 4dd3c │ │ │ │ + bl 4f6e4 │ │ │ │ ldr r3, [r4, #1184] @ 0x4a0 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 53e18 │ │ │ │ - ldr r3, [pc, #1196] @ 542b0 │ │ │ │ + beq 55c14 │ │ │ │ + ldr r3, [pc, #1232] @ 560d0 │ │ │ │ + mov r2, #1 │ │ │ │ + movw r1, #33169 @ 0x8191 │ │ │ │ ldr r0, [r4, #468] @ 0x1d4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - mov r2, #1 │ │ │ │ ldr r3, [r3] │ │ │ │ - movw r1, #33169 @ 0x8191 │ │ │ │ blx r3 │ │ │ │ - ldr r3, [pc, #1172] @ 542b4 │ │ │ │ + ldr r3, [pc, #1208] @ 560d4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #400] @ 0x190 │ │ │ │ ldr r1, [r3, #492] @ 0x1ec │ │ │ │ orrs r2, r2, r1 │ │ │ │ - bne 53e3c │ │ │ │ + bne 55c38 │ │ │ │ ldr r2, [r3, #328] @ 0x148 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 54034 │ │ │ │ - ldr r3, [pc, #1140] @ 542b8 │ │ │ │ - ldr r5, [pc, #1140] @ 542bc │ │ │ │ + beq 55e44 │ │ │ │ + ldr r3, [pc, #1176] @ 560d8 │ │ │ │ + mov r0, #21 │ │ │ │ + movw r5, #33985 @ 0x84c1 │ │ │ │ + ldr r4, [pc, #1168] @ 560dc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r4, r5, #192 @ 0xc0 │ │ │ │ + add r4, pc, r4 │ │ │ │ + add r1, r4, #192 @ 0xc0 │ │ │ │ + add r4, r4, #188 @ 0xbc │ │ │ │ ldr r3, [r3] │ │ │ │ - mov r1, r4 │ │ │ │ - mov r0, #21 │ │ │ │ blx r3 │ │ │ │ - ldr r2, [pc, #1112] @ 542c0 │ │ │ │ - ldr r3, [pc, #1112] @ 542c4 │ │ │ │ + ldr r2, [pc, #1144] @ 560e0 │ │ │ │ mov r1, #0 │ │ │ │ - str r1, [r5, #276] @ 0x114 │ │ │ │ + ldr r3, [pc, #1140] @ 560e4 │ │ │ │ + str r1, [r4, #88] @ 0x58 │ │ │ │ ldr r8, [r7, r2] │ │ │ │ ldr r6, [r7, r3] │ │ │ │ - movw r5, #33985 @ 0x84c1 │ │ │ │ mov r0, r5 │ │ │ │ + add r5, r5, #1 │ │ │ │ ldr r3, [r8] │ │ │ │ blx r3 │ │ │ │ - ldr r1, [r4], #4 │ │ │ │ - ldr r3, [r6] │ │ │ │ + ldr r1, [r4, #4]! │ │ │ │ movw r0, #3553 @ 0xde1 │ │ │ │ + ldr r3, [r6] │ │ │ │ blx r3 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r1, [r4, #24] │ │ │ │ movw r0, #34037 @ 0x84f5 │ │ │ │ + ldr r1, [r4, #28] │ │ │ │ blx r3 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r1, [r4, #52] @ 0x34 │ │ │ │ movw r0, #32879 @ 0x806f │ │ │ │ + ldr r1, [r4, #56] @ 0x38 │ │ │ │ blx r3 │ │ │ │ - add r5, r5, #1 │ │ │ │ movw r3, #33992 @ 0x84c8 │ │ │ │ cmp r5, r3 │ │ │ │ - bne 53e7c │ │ │ │ - ldr r4, [pc, #1016] @ 542c8 │ │ │ │ - ldr r3, [r8] │ │ │ │ + bne 55c78 │ │ │ │ + ldr r4, [pc, #1052] @ 560e8 │ │ │ │ movw r0, #33984 @ 0x84c0 │ │ │ │ - add r4, pc, r4 │ │ │ │ + ldr r3, [r8] │ │ │ │ blx r3 │ │ │ │ + add r4, pc, r4 │ │ │ │ ldr r3, [r4, #424] @ 0x1a8 │ │ │ │ cmp r3, #4 │ │ │ │ - beq 54230 │ │ │ │ + beq 56050 │ │ │ │ ldr r3, [r4, #400] @ 0x190 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 540b8 │ │ │ │ - ldr r3, [pc, #976] @ 542cc │ │ │ │ + bne 55ed8 │ │ │ │ + ldr r3, [pc, #1012] @ 560ec │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #492] @ 0x1ec │ │ │ │ cmp r3, #0 │ │ │ │ - beq 54040 │ │ │ │ - ldr r2, [pc, #960] @ 542d0 │ │ │ │ + beq 55e50 │ │ │ │ + ldr r2, [pc, #996] @ 560f0 │ │ │ │ mvn r3, #163 @ 0xa3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r2, #420] @ 0x1a4 │ │ │ │ asr r3, r3, r1 │ │ │ │ tst r3, #1 │ │ │ │ - beq 54024 │ │ │ │ - ldr r3, [pc, #936] @ 542d4 │ │ │ │ + beq 55e34 │ │ │ │ + ldr r3, [pc, #972] @ 560f4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 54058 │ │ │ │ - ldr r2, [pc, #920] @ 542d8 │ │ │ │ + beq 55e68 │ │ │ │ + ldr r2, [pc, #956] @ 560f8 │ │ │ │ ldr r4, [r7, r2] │ │ │ │ ldr r2, [r4] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 54058 │ │ │ │ - ldr r5, [pc, #904] @ 542dc │ │ │ │ + beq 55e68 │ │ │ │ + ldr r5, [pc, #940] @ 560fc │ │ │ │ mov r0, #1 │ │ │ │ add r5, pc, r5 │ │ │ │ add r1, r5, #188 @ 0xbc │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4] │ │ │ │ - ldr r1, [r5, #188] @ 0xbc │ │ │ │ movw r0, #34820 @ 0x8804 │ │ │ │ + ldr r1, [r5, #188] @ 0xbc │ │ │ │ blx r3 │ │ │ │ - bl 520a0 │ │ │ │ - bl 53410 │ │ │ │ - ldr r3, [pc, #864] @ 542e0 │ │ │ │ - vldr s3, [pc, #736] @ 54264 │ │ │ │ + bl 53d50 │ │ │ │ + bl 551d0 │ │ │ │ + ldr r3, [pc, #900] @ 56100 │ │ │ │ + vldr s3, [pc, #772] @ 56084 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ vmov.f32 s2, s3 │ │ │ │ vmov.f32 s1, s3 │ │ │ │ vmov.f32 s0, s3 │ │ │ │ ldr r3, [r3] │ │ │ │ blx r3 │ │ │ │ - ldr r3, [pc, #836] @ 542e4 │ │ │ │ + ldr r3, [pc, #872] @ 56104 │ │ │ │ mov r0, #16384 @ 0x4000 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ blx r3 │ │ │ │ - ldr r3, [pc, #820] @ 542e8 │ │ │ │ + ldr r3, [pc, #856] @ 56108 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 54070 │ │ │ │ - ldr r2, [pc, #804] @ 542ec │ │ │ │ + beq 55e80 │ │ │ │ + ldr r2, [pc, #840] @ 5610c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r2, #1196] @ 0x4ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 54070 │ │ │ │ - ldr r1, [pc, #788] @ 542f0 │ │ │ │ - ldr r2, [pc, #656] @ 54270 │ │ │ │ + blt 55e80 │ │ │ │ + ldr r1, [pc, #824] @ 56110 │ │ │ │ + ldr r2, [pc, #688] @ 5608c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r1, [r2] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ eors r1, r2, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bne 54260 │ │ │ │ + bne 56080 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldr lr, [sp, #24] │ │ │ │ + add sp, sp, #28 │ │ │ │ bx r3 │ │ │ │ ldr r2, [r3, #388] @ 0x184 │ │ │ │ cmp r2, #0 │ │ │ │ - ldrne r2, [r3, #384] @ 0x180 │ │ │ │ - addne r2, r2, #508 @ 0x1fc │ │ │ │ - addne r2, r2, #3 │ │ │ │ - bfcne r2, #0, #9 │ │ │ │ - strne r2, [r3, #384] @ 0x180 │ │ │ │ - b 53cec │ │ │ │ + beq 55ae8 │ │ │ │ + ldr r2, [r3, #384] @ 0x180 │ │ │ │ + add r2, r2, #508 @ 0x1fc │ │ │ │ + add r2, r2, #3 │ │ │ │ + bfc r2, #0, #9 │ │ │ │ + str r2, [r3, #384] @ 0x180 │ │ │ │ + b 55ae8 │ │ │ │ ldr r3, [r2, #328] @ 0x148 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 53f24 │ │ │ │ - b 53f70 │ │ │ │ + bne 55d20 │ │ │ │ + b 55d6c │ │ │ │ ldr r3, [r3, #424] @ 0x1a8 │ │ │ │ cmp r3, #4 │ │ │ │ - beq 53e3c │ │ │ │ - ldr r3, [pc, #684] @ 542f4 │ │ │ │ + beq 55c38 │ │ │ │ + ldr r3, [pc, #700] @ 56114 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #328] @ 0x148 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 53f24 │ │ │ │ - b 53f74 │ │ │ │ - ldr r2, [pc, #664] @ 542f8 │ │ │ │ + bne 55d20 │ │ │ │ + b 55d70 │ │ │ │ + ldr r2, [pc, #680] @ 56118 │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 53f70 │ │ │ │ - ldr r2, [pc, #644] @ 542fc │ │ │ │ - ldr r3, [pc, #500] @ 54270 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 55d6c │ │ │ │ + ldr r2, [pc, #660] @ 5611c │ │ │ │ + ldr r3, [pc, #512] @ 5608c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 54260 │ │ │ │ + bne 56080 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - mov r2, #1 │ │ │ │ - movw r1, #34037 @ 0x84f5 │ │ │ │ - b 53c24 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + add sp, sp, #24 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ cmp r3, #0 │ │ │ │ moveq r5, #9728 @ 0x2600 │ │ │ │ movne r5, #9984 @ 0x2700 │ │ │ │ - b 53bec │ │ │ │ - ldr r3, [pc, #576] @ 54300 │ │ │ │ + b 559e8 │ │ │ │ + mov r1, #1 │ │ │ │ + movw r2, #34037 @ 0x84f5 │ │ │ │ + b 55a20 │ │ │ │ + ldr r3, [pc, #576] @ 56120 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #1184] @ 0x4a0 │ │ │ │ ldr r3, [r3, #436] @ 0x1b4 │ │ │ │ tst r3, #64 @ 0x40 │ │ │ │ - bne 54250 │ │ │ │ + bne 56070 │ │ │ │ movw r3, #9985 @ 0x2701 │ │ │ │ cmp r2, #0 │ │ │ │ movw r9, #9729 @ 0x2601 │ │ │ │ movne r9, r3 │ │ │ │ - ldr r4, [pc, #540] @ 54304 │ │ │ │ + ldr r4, [pc, #540] @ 56124 │ │ │ │ add r2, sp, #20 │ │ │ │ - add r4, pc, r4 │ │ │ │ add r1, sp, #16 │ │ │ │ add r3, sp, #24 │ │ │ │ + mov r5, #128 @ 0x80 │ │ │ │ + add r4, pc, r4 │ │ │ │ ldr r0, [r4, #404] @ 0x194 │ │ │ │ - bl ca6f8 │ │ │ │ + bl d1e94 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ - mov r5, #128 @ 0x80 │ │ │ │ + movw r0, #33985 @ 0x84c1 │ │ │ │ rsb r3, r3, #0 │ │ │ │ and r3, r3, #7 │ │ │ │ asr r5, r5, r3 │ │ │ │ - movw r0, #33985 @ 0x84c1 │ │ │ │ ldr r3, [r8] │ │ │ │ - uxtb r5, r5 │ │ │ │ blx r3 │ │ │ │ - str r5, [sp, #12] │ │ │ │ + uxtb r5, r5 │ │ │ │ + ldr r1, [sp, #16] │ │ │ │ str r9, [sp] │ │ │ │ + str r5, [sp, #12] │ │ │ │ + ldr r3, [r4, #384] @ 0x180 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ + asr r3, r3, r1 │ │ │ │ + str r3, [sp, #4] │ │ │ │ ldr r3, [r4, #392] @ 0x188 │ │ │ │ asr r3, r3, r2 │ │ │ │ - ldr r2, [sp, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ - ldr r3, [r4, #384] @ 0x180 │ │ │ │ - asr r3, r3, r2 │ │ │ │ - str r3, [sp, #4] │ │ │ │ + ldr r0, [r4, #468] @ 0x1d4 │ │ │ │ ldr r3, [r4, #1148] @ 0x47c │ │ │ │ ldr r2, [r4, #1152] @ 0x480 │ │ │ │ ldr r1, [r4, #1188] @ 0x4a4 │ │ │ │ - ldr r0, [r4, #468] @ 0x1d4 │ │ │ │ - bl 4dd3c │ │ │ │ + bl 4f6e4 │ │ │ │ ldr r3, [r4, #1184] @ 0x4a0 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 54184 │ │ │ │ - ldr r3, [pc, #320] @ 542b0 │ │ │ │ + beq 55fa4 │ │ │ │ + ldr r3, [pc, #320] @ 560d0 │ │ │ │ + mov r2, #1 │ │ │ │ + movw r1, #33169 @ 0x8191 │ │ │ │ ldr r0, [r4, #468] @ 0x1d4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - mov r2, #1 │ │ │ │ ldr r3, [r3] │ │ │ │ - movw r1, #33169 @ 0x8191 │ │ │ │ blx r3 │ │ │ │ - ldr r4, [pc, #380] @ 54308 │ │ │ │ - ldr r3, [r8] │ │ │ │ - add r4, pc, r4 │ │ │ │ + ldr r4, [pc, #380] @ 56128 │ │ │ │ movw r0, #33986 @ 0x84c2 │ │ │ │ + ldr r3, [r8] │ │ │ │ blx r3 │ │ │ │ - str r5, [sp, #12] │ │ │ │ + ldr r1, [sp, #16] │ │ │ │ + add r4, pc, r4 │ │ │ │ str r9, [sp] │ │ │ │ - ldr r1, [sp, #20] │ │ │ │ - ldr r2, [r4, #392] @ 0x188 │ │ │ │ + str r5, [sp, #12] │ │ │ │ + ldr r3, [r4, #384] @ 0x180 │ │ │ │ + ldr r2, [sp, #20] │ │ │ │ + asr r3, r3, r1 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [r4, #392] @ 0x188 │ │ │ │ + asr r3, r3, r2 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r0, [r4, #468] @ 0x1d4 │ │ │ │ ldr r3, [r4, #1148] @ 0x47c │ │ │ │ - asr r2, r2, r1 │ │ │ │ - ldr r1, [sp, #16] │ │ │ │ - str r2, [sp, #8] │ │ │ │ - ldr r2, [r4, #384] @ 0x180 │ │ │ │ - asr r2, r2, r1 │ │ │ │ - str r2, [sp, #4] │ │ │ │ ldr r2, [r4, #1152] @ 0x480 │ │ │ │ ldr r1, [r4, #1188] @ 0x4a4 │ │ │ │ - ldr r0, [r4, #468] @ 0x1d4 │ │ │ │ - bl 4dd3c │ │ │ │ + bl 4f6e4 │ │ │ │ ldr r3, [r4, #1184] @ 0x4a0 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 541fc │ │ │ │ - ldr r3, [pc, #200] @ 542b0 │ │ │ │ + beq 5601c │ │ │ │ + ldr r3, [pc, #200] @ 560d0 │ │ │ │ + mov r2, #1 │ │ │ │ + movw r1, #33169 @ 0x8191 │ │ │ │ ldr r0, [r4, #468] @ 0x1d4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - mov r2, #1 │ │ │ │ ldr r3, [r3] │ │ │ │ - movw r1, #33169 @ 0x8191 │ │ │ │ blx r3 │ │ │ │ - ldr r4, [pc, #264] @ 5430c │ │ │ │ - ldr r3, [r8] │ │ │ │ + ldr r4, [pc, #264] @ 5612c │ │ │ │ movw r0, #33984 @ 0x84c0 │ │ │ │ - add r4, pc, r4 │ │ │ │ + ldr r3, [r8] │ │ │ │ blx r3 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r0, [r4, #468] @ 0x1d4 │ │ │ │ mov r1, #0 │ │ │ │ + add r4, pc, r4 │ │ │ │ + ldr r0, [r4, #468] @ 0x1d4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4, #400] @ 0x190 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 53f08 │ │ │ │ - b 53ef4 │ │ │ │ + bne 55d04 │ │ │ │ + b 55cf0 │ │ │ │ ldr r0, [r4, #1192] @ 0x4a8 │ │ │ │ - bl 50158 │ │ │ │ - b 53ee8 │ │ │ │ - ldr r3, [pc, #204] @ 54310 │ │ │ │ + bl 51c80 │ │ │ │ + b 55ce4 │ │ │ │ + ldr r3, [pc, #204] @ 56130 │ │ │ │ mov r2, #32 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #392] @ 0x188 │ │ │ │ - b 53cc8 │ │ │ │ + b 55ac4 │ │ │ │ cmp r2, #0 │ │ │ │ moveq r9, #9728 @ 0x2600 │ │ │ │ movne r9, #9984 @ 0x2700 │ │ │ │ - b 540e0 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ + b 55f00 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ andeq r0, r0, r0 │ │ │ │ - eoreq r7, pc, r4, ror r0 @ │ │ │ │ - eoreq sl, lr, r4, lsl r7 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - strdeq sl, [lr], -ip @ │ │ │ │ - eoreq r7, pc, r0, lsr #32 │ │ │ │ - eoreq r6, pc, ip, ror #31 │ │ │ │ - eoreq r6, pc, ip, ror pc @ │ │ │ │ - eoreq r6, pc, r8, asr pc @ │ │ │ │ - eoreq r6, pc, ip, asr #30 │ │ │ │ - @ instruction: 0x000019b4 │ │ │ │ - andeq r1, r0, r4, lsl r9 │ │ │ │ - andeq r1, r0, ip, lsr ip │ │ │ │ - eoreq r6, pc, r0, ror #29 │ │ │ │ - andeq r1, r0, r0, asr #16 │ │ │ │ + eorseq r8, r0, r8, lsr #18 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq r5, r1, r4, ror #4 │ │ │ │ + eorseq r8, r0, r8, lsl r9 │ │ │ │ + eorseq r5, r1, r4, lsr #4 │ │ │ │ + ldrshteq r5, [r1], -r0 │ │ │ │ + eorseq r5, r1, r0, lsl #3 │ │ │ │ + eorseq r5, r1, ip, asr r1 │ │ │ │ + eorseq r5, r1, r0, asr r1 │ │ │ │ + andeq r1, r0, r0, lsr #19 │ │ │ │ + andeq r1, r0, r0, lsl #18 │ │ │ │ + andeq r1, r0, r8, lsr #24 │ │ │ │ + eorseq r5, r1, r4, ror #1 │ │ │ │ + andeq r1, r0, ip, lsr #16 │ │ │ │ + andeq r1, r0, r8, lsr #22 │ │ │ │ + andeq r1, r0, r0, ror #25 │ │ │ │ + eorseq r5, r1, r8, lsl #1 │ │ │ │ + andseq sp, r8, r4, lsr lr │ │ │ │ + andeq r1, r0, r4, ror r9 │ │ │ │ + eorseq r5, r1, r0 │ │ │ │ andeq r1, r0, ip, lsr fp │ │ │ │ + eorseq r4, r1, ip, asr #31 │ │ │ │ + andeq r1, r0, ip, asr r5 │ │ │ │ + andeq r1, r0, r0, lsr #15 │ │ │ │ + eorseq r4, r1, r4, asr #30 │ │ │ │ + eorseq r4, r1, r4, lsr #30 │ │ │ │ + eorseq r4, r1, ip, lsl #30 │ │ │ │ + ldrdeq r1, [r0], -ip │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - eoreq r6, pc, r0, lsl #29 │ │ │ │ - andseq sp, r7, ip, ror #19 │ │ │ │ - andeq r1, r0, r8, lsl #19 │ │ │ │ - strdeq r6, [pc], -ip @ │ │ │ │ - andeq r1, r0, r0, asr fp │ │ │ │ - ldrdeq r6, [pc], -r0 @ │ │ │ │ - andeq r1, r0, r0, ror r5 │ │ │ │ - @ instruction: 0x000017b4 │ │ │ │ - eoreq r6, pc, r4, asr #26 │ │ │ │ - eoreq r6, pc, r0, lsr #26 │ │ │ │ - eoreq r6, pc, r8, lsl #26 │ │ │ │ - strdeq r1, [r0], -r0 │ │ │ │ - andeq r1, r0, r8, lsl #26 │ │ │ │ - eoreq r6, pc, r4, asr #25 │ │ │ │ - andeq r1, r0, ip, lsl ip │ │ │ │ - andeq r1, r0, ip, lsr #16 │ │ │ │ - andeq r1, r0, r0, ror #20 │ │ │ │ - eoreq r6, pc, r4, asr ip @ │ │ │ │ - eoreq sl, lr, r4, ror #5 │ │ │ │ - ldrdeq r6, [pc], -r4 @ │ │ │ │ - andseq sp, r7, r8, asr r7 │ │ │ │ - eoreq sl, lr, r8, asr #4 │ │ │ │ - eoreq r6, pc, ip, asr fp @ │ │ │ │ - eoreq r6, pc, r0, lsr fp @ │ │ │ │ - eoreq r6, pc, ip, lsl #21 │ │ │ │ - eoreq r6, pc, r0, lsl sl @ │ │ │ │ - ldrdeq r6, [pc], -r4 @ │ │ │ │ + eorseq r4, r1, r8, asr #29 │ │ │ │ + andeq r1, r0, r8, lsl #24 │ │ │ │ + andeq r1, r0, r8, lsl r8 │ │ │ │ + andeq r1, r0, ip, asr #20 │ │ │ │ + eorseq r4, r1, r8, asr lr │ │ │ │ + ldrshteq r8, [r0], -r8 │ │ │ │ + eorseq r4, r1, r4, asr #27 │ │ │ │ + mulseq r8, r4, fp │ │ │ │ + eorseq r8, r0, r8, asr #8 │ │ │ │ + eorseq r4, r1, ip, lsr sp │ │ │ │ + eorseq r4, r1, r4, lsl #26 │ │ │ │ + eorseq r4, r1, r0, ror #24 │ │ │ │ + eorseq r4, r1, r4, ror #23 │ │ │ │ + ldrhteq r4, [r1], -r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + strd r4, [sp, #-32]! @ 0xffffffe0 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + str sl, [sp, #24] │ │ │ │ + str lr, [sp, #28] │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r2 │ │ │ │ - ldr r2, [pc, #468] @ 54504 │ │ │ │ + ldr r2, [pc, #488] @ 56348 │ │ │ │ mov r6, r3 │ │ │ │ - ldr r3, [pc, #464] @ 54508 │ │ │ │ sub sp, sp, #24 │ │ │ │ + ldr r3, [pc, #480] @ 5634c │ │ │ │ + add r7, sp, #56 @ 0x38 │ │ │ │ + ldm r7, {r7, r9, sl} │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r4, [pc, #456] @ 5450c │ │ │ │ + ldr r4, [pc, #468] @ 56350 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - ldr sl, [sp, #64] @ 0x40 │ │ │ │ + add r2, sp, #16 │ │ │ │ + ldr r8, [pc, #460] @ 56354 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ - add r2, sp, #16 │ │ │ │ - str r1, [r4, #1124] @ 0x464 │ │ │ │ + str sl, [r4, #404] @ 0x194 │ │ │ │ str r0, [r4, #1120] @ 0x460 │ │ │ │ + mov r0, sl │ │ │ │ + str r1, [r4, #1124] @ 0x464 │ │ │ │ add r1, sp, #12 │ │ │ │ + add r8, pc, r8 │ │ │ │ + bl d1e94 │ │ │ │ + ldr r2, [sp, #12] │ │ │ │ + mov r3, r0 │ │ │ │ + mov r1, #0 │ │ │ │ mov r0, sl │ │ │ │ - ldr r7, [sp, #56] @ 0x38 │ │ │ │ - ldr r9, [sp, #60] @ 0x3c │ │ │ │ - str sl, [r4, #404] @ 0x194 │ │ │ │ - bl ca6f8 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ - ldr lr, [sp, #12] │ │ │ │ lsl ip, ip, #16 │ │ │ │ - mov r1, #0 │ │ │ │ - orr ip, ip, lr, lsl #8 │ │ │ │ - ldr r3, [pc, #372] @ 54510 │ │ │ │ - ldr r8, [pc, #372] @ 54514 │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r2, r0 │ │ │ │ - cmp r2, r1 │ │ │ │ + orr ip, ip, r2, lsl #8 │ │ │ │ + add r2, r4, #1136 @ 0x470 │ │ │ │ + add r2, r2, #12 │ │ │ │ + cmp r3, #0 │ │ │ │ orrgt ip, ip, #1 │ │ │ │ - ldr r2, [r4, #404] @ 0x194 │ │ │ │ + ldr r3, [r4, #404] @ 0x194 │ │ │ │ str ip, [r4, #400] @ 0x190 │ │ │ │ - bic r2, r2, #255 @ 0xff │ │ │ │ - sub r3, r2, r3 │ │ │ │ + str r2, [sp] │ │ │ │ + mov r2, #23040 @ 0x5a00 │ │ │ │ + movt r2, #22617 @ 0x5859 │ │ │ │ + bic r3, r3, #255 @ 0xff │ │ │ │ + sub r3, r3, r2 │ │ │ │ + add r2, r4, #1184 @ 0x4a0 │ │ │ │ clz r3, r3 │ │ │ │ + add r2, r2, #4 │ │ │ │ lsr r3, r3, #5 │ │ │ │ str r3, [r4, #492] @ 0x1ec │ │ │ │ - add r3, r4, #1136 @ 0x470 │ │ │ │ - add r3, r3, #12 │ │ │ │ - add r2, r4, #1184 @ 0x4a0 │ │ │ │ - add r2, r2, #4 │ │ │ │ - str r3, [sp] │ │ │ │ - mov r0, sl │ │ │ │ add r3, r4, #1152 @ 0x480 │ │ │ │ - bl 4d86c │ │ │ │ + bl 4f1f4 │ │ │ │ ldr r3, [r4, #424] @ 0x1a8 │ │ │ │ cmp r3, #3 │ │ │ │ ubfx r3, r7, #3, #1 │ │ │ │ - str r3, [r4, #1132] @ 0x46c │ │ │ │ - ldr r3, [pc, #280] @ 54518 │ │ │ │ orreq r7, r7, #32 │ │ │ │ + str r3, [r4, #1132] @ 0x46c │ │ │ │ + ldr r3, [pc, #292] @ 56358 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #336] @ 0x150 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 544d8 │ │ │ │ - ldr r0, [pc, #260] @ 5451c │ │ │ │ + beq 5631c │ │ │ │ + ldr r0, [pc, #276] @ 5635c │ │ │ │ mov r3, r7 │ │ │ │ - add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ - add r0, r0, #336 @ 0x150 │ │ │ │ str r9, [sp] │ │ │ │ - bl 50fd0 │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r0, r0, #336 @ 0x150 │ │ │ │ + bl 52bb0 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 544f8 │ │ │ │ - ldr r3, [pc, #224] @ 54520 │ │ │ │ + blt 5633c │ │ │ │ + ldr r3, [pc, #240] @ 56360 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 544f0 │ │ │ │ - ldr r4, [pc, #208] @ 54524 │ │ │ │ + bne 56334 │ │ │ │ + ldr r4, [pc, #224] @ 56364 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, #348] @ 0x15c │ │ │ │ add r0, r4, #336 @ 0x150 │ │ │ │ blx r3 │ │ │ │ cmn r0, #1 │ │ │ │ - beq 544f8 │ │ │ │ + beq 5633c │ │ │ │ ldr r3, [r4, #380] @ 0x17c │ │ │ │ cmp r3, #0 │ │ │ │ - bne 544a8 │ │ │ │ - bl 53b8c │ │ │ │ + bne 562ec │ │ │ │ + bl 5597c │ │ │ │ mov r0, #0 │ │ │ │ - ldr r2, [pc, #164] @ 54528 │ │ │ │ - ldr r3, [pc, #128] @ 54508 │ │ │ │ + ldr r2, [pc, #180] @ 56368 │ │ │ │ + ldr r3, [pc, #148] @ 5634c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 54500 │ │ │ │ + bne 56344 │ │ │ │ add sp, sp, #24 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldr r3, [pc, #124] @ 5452c │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldr sl, [sp, #24] │ │ │ │ + add sp, sp, #28 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r3, [pc, #120] @ 5636c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r5, [r3] │ │ │ │ cmp r5, #0 │ │ │ │ - bne 54474 │ │ │ │ - ldr r2, [pc, #108] @ 54530 │ │ │ │ + bne 562a4 │ │ │ │ + ldr r2, [pc, #104] @ 56370 │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ str r5, [r4, #380] @ 0x17c │ │ │ │ - b 54474 │ │ │ │ + b 562a4 │ │ │ │ ldr r1, [r3, #1196] @ 0x4ac │ │ │ │ cmp r1, #0 │ │ │ │ - blt 54410 │ │ │ │ + blt 56240 │ │ │ │ mov r0, #16 │ │ │ │ - bl 25340 │ │ │ │ - b 54410 │ │ │ │ - bl 514d8 │ │ │ │ - b 5444c │ │ │ │ - mvn r0, #0 │ │ │ │ - b 5447c │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq r9, lr, r8, lsl #31 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - ldrdeq r6, [pc], -r0 @ │ │ │ │ - ldmdapl r9, {r9, fp, ip, lr}^ │ │ │ │ - eoreq r9, lr, r4, lsr #30 │ │ │ │ - eoreq r6, pc, r8, lsl r8 @ │ │ │ │ - eoreq r6, pc, r0, lsl #16 │ │ │ │ + bl 2526c │ │ │ │ + b 56240 │ │ │ │ + bl 53118 │ │ │ │ + b 5627c │ │ │ │ + mvn r0, #0 │ │ │ │ + b 562ac │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eorseq r8, r0, r0, ror #2 │ │ │ │ muleq r0, ip, ip │ │ │ │ - eoreq r6, pc, r8, asr #15 │ │ │ │ - eoreq r9, lr, ip, lsr lr │ │ │ │ - andeq r1, r0, r8, ror ip │ │ │ │ - andseq sp, r7, r0, lsr #6 │ │ │ │ + mlaseq r1, r4, sl, r4 │ │ │ │ + eorseq r8, r0, r4, lsr #2 │ │ │ │ + eorseq r4, r1, r8, ror #19 │ │ │ │ + eorseq r4, r1, r4, asr #19 │ │ │ │ + andeq r1, r0, r8, lsl #25 │ │ │ │ + mlaseq r1, r8, r9, r4 │ │ │ │ + eorseq r8, r0, ip, lsl r0 │ │ │ │ + andeq r1, r0, r4, ror #24 │ │ │ │ + andseq sp, r8, r8, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - ldr r3, [pc, #64] @ 5458c │ │ │ │ + ldr r3, [pc, #92] @ 563ec │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #368] @ 0x170 │ │ │ │ blx r3 │ │ │ │ tst r0, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bne 54580 │ │ │ │ + bne 563e0 │ │ │ │ tst r4, #2 │ │ │ │ - bne 54578 │ │ │ │ + bne 563d0 │ │ │ │ tst r4, #1 │ │ │ │ - popeq {r4, pc} │ │ │ │ - pop {r4, lr} │ │ │ │ - b 52c78 │ │ │ │ - pop {r4, lr} │ │ │ │ - b 53410 │ │ │ │ - bl 514d8 │ │ │ │ - bl 53b8c │ │ │ │ - b 54560 │ │ │ │ - ldrdeq r6, [pc], -r0 @ │ │ │ │ + bne 563c0 │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + add sp, sp, #8 │ │ │ │ + b 549b8 │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + add sp, sp, #8 │ │ │ │ + b 551d0 │ │ │ │ + bl 53118 │ │ │ │ + bl 5597c │ │ │ │ + b 563a4 │ │ │ │ + eorseq r4, r1, ip, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ - ldr r4, [pc, #748] @ 54894 │ │ │ │ + ldr r4, [pc, #764] @ 56710 │ │ │ │ mvn r3, #0 │ │ │ │ - add r4, pc, r4 │ │ │ │ sub sp, sp, #16 │ │ │ │ - str r3, [r4, #1200] @ 0x4b0 │ │ │ │ + mov r5, #0 │ │ │ │ + mov r7, r1 │ │ │ │ + ldr r1, [pc, #748] @ 56714 │ │ │ │ + mov r2, #1 │ │ │ │ + ldr r8, [pc, #744] @ 56718 │ │ │ │ + add r4, pc, r4 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r5, [r4, #328] @ 0x148 │ │ │ │ + str r3, [r4, #388] @ 0x184 │ │ │ │ + str r3, [r4, #408] @ 0x198 │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r4, #412] @ 0x19c │ │ │ │ str r3, [r4, #416] @ 0x1a0 │ │ │ │ - str r3, [r4, #428] @ 0x1ac │ │ │ │ str r3, [r4, #420] @ 0x1a4 │ │ │ │ + str r3, [r4, #428] @ 0x1ac │ │ │ │ str r3, [r4, #476] @ 0x1dc │ │ │ │ str r3, [r4, #480] @ 0x1e0 │ │ │ │ - str r3, [r4, #412] @ 0x19c │ │ │ │ - str r3, [r4, #388] @ 0x184 │ │ │ │ - str r3, [r4, #408] @ 0x198 │ │ │ │ - mvn r3, #-16777216 @ 0xff000000 │ │ │ │ - str r3, [r4, #568] @ 0x238 │ │ │ │ - movw r3, #3855 @ 0xf0f │ │ │ │ - str r3, [r4, #1192] @ 0x4a8 │ │ │ │ + str r3, [r4, #1200] @ 0x4b0 │ │ │ │ mov r3, #0 │ │ │ │ + str r5, [r4, #332] @ 0x14c │ │ │ │ + str r5, [r4, #380] @ 0x17c │ │ │ │ str r3, [r4, #488] @ 0x1e8 │ │ │ │ - ldr r3, [pc, #676] @ 54898 │ │ │ │ - mov r7, r1 │ │ │ │ - ldr r1, [pc, #672] @ 5489c │ │ │ │ - mov r5, #0 │ │ │ │ + ldr r3, [pc, #676] @ 5671c │ │ │ │ + str r5, [r4, #424] @ 0x1a8 │ │ │ │ + str r5, [r4, #432] @ 0x1b0 │ │ │ │ + str r5, [r4, #436] @ 0x1b4 │ │ │ │ + str r5, [r4, #496] @ 0x1f0 │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #1 │ │ │ │ + str r2, [r4, #500] @ 0x1f4 │ │ │ │ + str r2, [r4, #1140] @ 0x474 │ │ │ │ str r5, [r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r3, #1056964608 @ 0x3f000000 │ │ │ │ - str r2, [r4, #1204] @ 0x4b4 │ │ │ │ - str r2, [r4, #1140] @ 0x474 │ │ │ │ - str r2, [r4, #1196] @ 0x4ac │ │ │ │ - str r2, [r4, #500] @ 0x1f4 │ │ │ │ - str r5, [r4, #1156] @ 0x484 │ │ │ │ - str r5, [r4, #432] @ 0x1b0 │ │ │ │ - str r5, [r4, #436] @ 0x1b4 │ │ │ │ + str r3, [r4, #484] @ 0x1e4 │ │ │ │ + mvn r3, #-16777216 @ 0xff000000 │ │ │ │ str r5, [r4, #1144] @ 0x478 │ │ │ │ - str r5, [r4, #380] @ 0x17c │ │ │ │ - str r5, [r4, #328] @ 0x148 │ │ │ │ - str r5, [r4, #332] @ 0x14c │ │ │ │ - str r5, [r4, #496] @ 0x1f0 │ │ │ │ + str r3, [r4, #568] @ 0x238 │ │ │ │ + movw r3, #3855 @ 0xf0f │ │ │ │ + str r5, [r4, #1156] @ 0x484 │ │ │ │ str r5, [r4, #1184] @ 0x4a0 │ │ │ │ - str r5, [r4, #424] @ 0x1a8 │ │ │ │ - str r3, [r4, #484] @ 0x1e4 │ │ │ │ - bl b2344 │ │ │ │ - ldr r8, [pc, #584] @ 548a0 │ │ │ │ - add r8, pc, r8 │ │ │ │ + str r3, [r4, #1192] @ 0x4a8 │ │ │ │ + str r2, [r4, #1196] @ 0x4ac │ │ │ │ + str r2, [r4, #1204] @ 0x4b4 │ │ │ │ + bl b87d4 │ │ │ │ subs r6, r0, #0 │ │ │ │ - bne 54868 │ │ │ │ + bne 566e4 │ │ │ │ ldr r1, [r4, #1200] @ 0x4b0 │ │ │ │ add r0, r4, #336 @ 0x150 │ │ │ │ - bl 50d5c │ │ │ │ + bl 528fc │ │ │ │ cmp r0, #0 │ │ │ │ - beq 54740 │ │ │ │ + beq 565ac │ │ │ │ ldr r3, [r4, #420] @ 0x1a4 │ │ │ │ eor r2, r7, #1 │ │ │ │ + and r2, r2, #1 │ │ │ │ cmn r3, #1 │ │ │ │ movne r3, #0 │ │ │ │ moveq r3, #1 │ │ │ │ - and r2, r2, #1 │ │ │ │ orrs r3, r3, r2 │ │ │ │ - beq 547c0 │ │ │ │ - ldr r3, [r4, #424] @ 0x1a8 │ │ │ │ + beq 5662c │ │ │ │ ldr r2, [r4, #336] @ 0x150 │ │ │ │ + ldr r3, [r4, #424] @ 0x1a8 │ │ │ │ cmp r3, #3 │ │ │ │ moveq r3, #48 @ 0x30 │ │ │ │ movne r3, #16 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 54830 │ │ │ │ - ldr r5, [pc, #492] @ 548a4 │ │ │ │ + beq 566ac │ │ │ │ + ldr r5, [pc, #508] @ 56720 │ │ │ │ mov r2, #0 │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r4, r5, #336 @ 0x150 │ │ │ │ - str r2, [sp] │ │ │ │ mov r1, #320 @ 0x140 │ │ │ │ + str r2, [sp] │ │ │ │ mov r2, #200 @ 0xc8 │ │ │ │ + add r5, pc, r5 │ │ │ │ + add r4, r5, #336 @ 0x150 │ │ │ │ mov r0, r4 │ │ │ │ - bl 50fd0 │ │ │ │ + bl 52bb0 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 54740 │ │ │ │ + blt 565ac │ │ │ │ ldr r3, [r5, #348] @ 0x15c │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ cmn r0, #1 │ │ │ │ - beq 54794 │ │ │ │ + beq 56600 │ │ │ │ cmp r7, #1 │ │ │ │ - beq 54790 │ │ │ │ - ldr r3, [pc, #424] @ 548a8 │ │ │ │ + beq 565fc │ │ │ │ + ldr r3, [pc, #440] @ 56724 │ │ │ │ movw r0, #7937 @ 0x1f01 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 54740 │ │ │ │ - ldr r1, [pc, #400] @ 548ac │ │ │ │ + beq 565ac │ │ │ │ + ldr r1, [pc, #416] @ 56728 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - beq 54740 │ │ │ │ - ldr r1, [pc, #384] @ 548b0 │ │ │ │ + beq 565ac │ │ │ │ + ldr r1, [pc, #400] @ 5672c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 21800 │ │ │ │ + bl 21768 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 54778 │ │ │ │ - ldr r4, [pc, #364] @ 548b4 │ │ │ │ - bl 514d8 │ │ │ │ + beq 565e4 │ │ │ │ + ldr r4, [pc, #380] @ 56730 │ │ │ │ + mov r5, #0 │ │ │ │ + bl 53118 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4, #328] @ 0x148 │ │ │ │ - bl 24c8c │ │ │ │ - mov r5, #0 │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [r4, #332] @ 0x14c │ │ │ │ str r5, [r4, #328] @ 0x148 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ add r0, r4, #336 @ 0x150 │ │ │ │ str r5, [r4, #332] @ 0x14c │ │ │ │ - bl 51344 │ │ │ │ + bl 52f44 │ │ │ │ mvn r6, #0 │ │ │ │ - b 54824 │ │ │ │ - ldr r1, [pc, #312] @ 548b8 │ │ │ │ + b 56690 │ │ │ │ + ldr r1, [pc, #328] @ 56734 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 21800 │ │ │ │ + bl 21768 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 54740 │ │ │ │ - bl 51d38 │ │ │ │ - ldr r3, [pc, #288] @ 548bc │ │ │ │ + bne 565ac │ │ │ │ + bl 539cc │ │ │ │ + ldr r3, [pc, #304] @ 56738 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #420] @ 0x1a4 │ │ │ │ cmn r2, #1 │ │ │ │ - bne 547c0 │ │ │ │ + bne 5662c │ │ │ │ ldr r2, [r3, #336] @ 0x150 │ │ │ │ sub r2, r2, #3 │ │ │ │ bics r2, r2, #2 │ │ │ │ movne r2, #4 │ │ │ │ moveq r2, #8 │ │ │ │ str r2, [r3, #420] @ 0x1a4 │ │ │ │ - ldr r3, [pc, #248] @ 548c0 │ │ │ │ + ldr r3, [pc, #264] @ 5673c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #428] @ 0x1ac │ │ │ │ cmn r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ streq r2, [r3, #428] @ 0x1ac │ │ │ │ - ldr r3, [pc, #228] @ 548c4 │ │ │ │ + ldr r3, [pc, #244] @ 56740 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #1204] @ 0x4b4 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 54850 │ │ │ │ - ldr r3, [pc, #212] @ 548c8 │ │ │ │ - ldr r2, [pc, #212] @ 548cc │ │ │ │ + bne 566cc │ │ │ │ + ldr r3, [pc, #228] @ 56744 │ │ │ │ + mov r1, #6 │ │ │ │ + mov r0, #3 │ │ │ │ + ldr r2, [pc, #220] @ 56748 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r1, #6 │ │ │ │ - mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r3, [pc, #188] @ 548d0 │ │ │ │ + bl b155c │ │ │ │ + ldr r3, [pc, #204] @ 5674c │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ + str r2, [r3, #176] @ 0xb0 │ │ │ │ str r2, [r3, #180] @ 0xb4 │ │ │ │ str r2, [r3, #184] @ 0xb8 │ │ │ │ - str r2, [r3, #176] @ 0xb0 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #16 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r1, [r4, #1196] @ 0x4ac │ │ │ │ cmp r1, #0 │ │ │ │ - blt 546b0 │ │ │ │ + blt 5651c │ │ │ │ mov r0, #16 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 25340 │ │ │ │ + bl 2526c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ - b 546b0 │ │ │ │ - ldr r2, [pc, #124] @ 548d4 │ │ │ │ + b 5651c │ │ │ │ + ldr r2, [pc, #124] @ 56750 │ │ │ │ mov r1, #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 547ec │ │ │ │ - ldr r2, [pc, #104] @ 548d8 │ │ │ │ - mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #88] @ 548dc │ │ │ │ + bl b155c │ │ │ │ + b 56658 │ │ │ │ + ldr r2, [pc, #104] @ 56754 │ │ │ │ + mov r1, r5 │ │ │ │ mov r0, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r2, [pc, #88] @ 56758 │ │ │ │ + mov r0, #3 │ │ │ │ mov r1, r5 │ │ │ │ - bl ab6e0 │ │ │ │ - b 54770 │ │ │ │ - eoreq r6, pc, r0, ror r6 @ │ │ │ │ - eoreq ip, lr, r4, ror #3 │ │ │ │ - eoreq r4, lr, r4, asr ip │ │ │ │ - eoreq r9, lr, ip, ror #24 │ │ │ │ - eoreq r6, pc, r0, ror #10 │ │ │ │ - muleq r0, r4, r5 │ │ │ │ - andseq sp, r7, ip, lsr sp │ │ │ │ - andseq sp, r7, r8, lsr sp │ │ │ │ - ldrdeq r6, [pc], -r0 @ │ │ │ │ - @ instruction: 0x0017dcfc │ │ │ │ - eoreq r6, pc, r0, lsl #9 │ │ │ │ - eoreq r6, pc, r4, asr r4 @ │ │ │ │ - eoreq r6, pc, ip, lsr r4 @ │ │ │ │ - eoreq fp, lr, ip, ror #31 │ │ │ │ - @ instruction: 0x0017dcd4 │ │ │ │ - eoreq r6, pc, r4, lsl #8 │ │ │ │ - andseq sp, r7, r0, lsr ip │ │ │ │ - @ instruction: 0x0017cfbc │ │ │ │ - andseq sp, r7, r8, asr #19 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 565dc │ │ │ │ + eorseq r4, r1, ip, ror #15 │ │ │ │ + eorseq r2, r0, ip, lsr lr │ │ │ │ + mlaseq r0, r0, lr, r7 │ │ │ │ + eorseq sl, r0, ip, asr r3 │ │ │ │ + eorseq r4, r1, r8, ror #13 │ │ │ │ + andeq r1, r0, r0, lsl #11 │ │ │ │ + andseq lr, r8, r0, lsr #2 │ │ │ │ + andseq lr, r8, ip, lsl r1 │ │ │ │ + eorseq r4, r1, r0, ror #12 │ │ │ │ + andseq lr, r8, r0, ror #1 │ │ │ │ + eorseq r4, r1, r4, lsl r6 │ │ │ │ + eorseq r4, r1, r8, ror #11 │ │ │ │ + ldrsbteq r4, [r1], -r0 │ │ │ │ + eorseq sl, r0, r8, ror r1 │ │ │ │ + ldrheq lr, [r8], -r0 │ │ │ │ + mlaseq r1, r8, r5, r4 │ │ │ │ + andseq lr, r8, r0 │ │ │ │ + andseq sp, r8, ip, lsl #7 │ │ │ │ + mulseq r8, r8, sp │ │ │ │ mov r1, #1 │ │ │ │ - b 54590 │ │ │ │ + b 563f0 │ │ │ │ mov r1, #0 │ │ │ │ - b 54590 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + b 563f0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ vpush {d8} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3832] @ 0xef8 │ │ │ │ mov r4, r1 │ │ │ │ - ldr r1, [pc, #3372] @ 5563c │ │ │ │ - ldr r2, [pc, #3372] @ 55640 │ │ │ │ + ldr r1, [pc, #4060] @ 57778 │ │ │ │ + sub sp, sp, #220 @ 0xdc │ │ │ │ + sub r0, r0, #2 │ │ │ │ + ldr r2, [pc, #4052] @ 5777c │ │ │ │ + ldr r3, [pc, #4052] @ 57780 │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r3, [pc, #3368] @ 55644 │ │ │ │ - ldr r5, [pc, #3368] @ 55648 │ │ │ │ + ldr r5, [pc, #4048] @ 57784 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ - sub sp, sp, #220 @ 0xdc │ │ │ │ add r3, pc, r3 │ │ │ │ - sub r0, r0, #2 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #212] @ 0xd4 │ │ │ │ mov r2, #0 │ │ │ │ cmp r0, #30 │ │ │ │ - bhi 549b0 │ │ │ │ + bhi 56850 │ │ │ │ add r0, r0, r0 │ │ │ │ ldrh r0, [r3, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ nop {0} │ │ │ │ - ldr r3, [pc, #3312] @ 5564c │ │ │ │ + ldr r3, [pc, #4000] @ 57788 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #360] @ 0x168 │ │ │ │ blx r3 │ │ │ │ mov r4, #1 │ │ │ │ - ldr r2, [pc, #3296] @ 55650 │ │ │ │ - ldr r3, [pc, #3276] @ 55640 │ │ │ │ + ldr r2, [pc, #3984] @ 5778c │ │ │ │ + ldr r3, [pc, #3964] @ 5777c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 55b18 │ │ │ │ + bne 579f4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #220 @ 0xdc │ │ │ │ vpop {d8} │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r3, [pc, #3248] @ 55654 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r3, [pc, #3916] @ 57790 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #1140] @ 0x474 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 54964 │ │ │ │ + bne 567f0 │ │ │ │ mvn r4, #2 │ │ │ │ - b 54968 │ │ │ │ - ldr r3, [pc, #3224] @ 55658 │ │ │ │ + b 567f4 │ │ │ │ + ldr r3, [pc, #3892] @ 57794 │ │ │ │ ldr r5, [r4] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #416] @ 0x1a0 │ │ │ │ cmp r2, #0 │ │ │ │ movweq r4, #1203 @ 0x4b3 │ │ │ │ - beq 549e8 │ │ │ │ + beq 56888 │ │ │ │ ldr r2, [r3, #1156] @ 0x484 │ │ │ │ movw r3, #9399 @ 0x24b7 │ │ │ │ - cmp r2, #0 │ │ │ │ movw r4, #25783 @ 0x64b7 │ │ │ │ + cmp r2, #0 │ │ │ │ movne r4, r3 │ │ │ │ - ldr r3, [pc, #3180] @ 5565c │ │ │ │ + movw r3, #48616 @ 0xbde8 │ │ │ │ + movt r3, #44472 @ 0xadb8 │ │ │ │ add r3, r5, r3 │ │ │ │ bics r3, r3, #8 │ │ │ │ - beq 54968 │ │ │ │ - ldr r6, [pc, #3168] @ 55660 │ │ │ │ + beq 567f4 │ │ │ │ + ldr r6, [pc, #3828] @ 57798 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, #420] @ 0x1a4 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 55560 │ │ │ │ - ldr r2, [pc, #3152] @ 55664 │ │ │ │ - ldr r3, [pc, #3152] @ 55668 │ │ │ │ + bne 572b8 │ │ │ │ + movw r2, #14425 @ 0x3859 │ │ │ │ + movt r2, #8224 @ 0x2020 │ │ │ │ + movw r3, #14425 @ 0x3859 │ │ │ │ + movt r3, #12336 @ 0x3030 │ │ │ │ cmp r5, r3 │ │ │ │ cmpne r5, r2 │ │ │ │ - beq 54a5c │ │ │ │ - ldr r3, [pc, #3140] @ 5566c │ │ │ │ + beq 56910 │ │ │ │ + ldr r3, [pc, #3784] @ 5779c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #428] @ 0x1ac │ │ │ │ cmp r3, #0 │ │ │ │ - bne 54a48 │ │ │ │ - ldr r2, [pc, #3124] @ 55670 │ │ │ │ - ldr r3, [pc, #3124] @ 55674 │ │ │ │ + bne 568fc │ │ │ │ + movw r2, #21849 @ 0x5559 │ │ │ │ + movt r2, #12889 @ 0x3259 │ │ │ │ + movw r3, #22869 @ 0x5955 │ │ │ │ + movt r3, #22870 @ 0x5956 │ │ │ │ cmp r5, r3 │ │ │ │ cmpne r5, r2 │ │ │ │ - beq 54a5c │ │ │ │ - ldr r3, [pc, #3112] @ 55678 │ │ │ │ + beq 56910 │ │ │ │ + ldr r3, [pc, #3740] @ 577a0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #1204] @ 0x4b4 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 55a4c │ │ │ │ + bne 57920 │ │ │ │ mov r4, #0 │ │ │ │ - b 54968 │ │ │ │ - ldr r3, [pc, #3088] @ 5567c │ │ │ │ + b 567f4 │ │ │ │ + ldr r3, [pc, #3716] @ 577a4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #372] @ 0x174 │ │ │ │ blx r3 │ │ │ │ - bl 53410 │ │ │ │ - b 54964 │ │ │ │ - ldr r2, [pc, #3068] @ 55680 │ │ │ │ - ldr r3, [pc, #3000] @ 55640 │ │ │ │ + bl 551d0 │ │ │ │ + b 567f0 │ │ │ │ + ldr r2, [pc, #3696] @ 577a8 │ │ │ │ + ldr r3, [pc, #3648] @ 5777c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 55b18 │ │ │ │ + bne 579f4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #220 @ 0xdc │ │ │ │ vpop {d8} │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 51760 │ │ │ │ - ldr r3, [pc, #3016] @ 55684 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + ldr lr, [sp, #32] │ │ │ │ + add sp, sp, #36 @ 0x24 │ │ │ │ + b 533cc │ │ │ │ + ldr r3, [pc, #3624] @ 577ac │ │ │ │ movw r2, #34037 @ 0x84f5 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r3, #468] @ 0x1d4 │ │ │ │ cmp r1, r2 │ │ │ │ - beq 54f50 │ │ │ │ - ldr r3, [pc, #2996] @ 55688 │ │ │ │ - ldr sl, [pc, r3] │ │ │ │ - ldr r6, [pc, #2992] @ 5568c │ │ │ │ + beq 56e1c │ │ │ │ + ldr r3, [pc, #3604] @ 577b0 │ │ │ │ + ldr r8, [pc, r3] │ │ │ │ add r9, sp, #88 @ 0x58 │ │ │ │ mov r2, #124 @ 0x7c │ │ │ │ + ldr r6, [pc, #3592] @ 577b4 │ │ │ │ mov r1, r4 │ │ │ │ - add r6, pc, r6 │ │ │ │ mov r0, r9 │ │ │ │ - bl 22d0c │ │ │ │ - ldr r3, [r6, #176] @ 0xb0 │ │ │ │ - ldr r1, [r4, #40] @ 0x28 │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r6, #176] @ 0xb0 │ │ │ │ + bl 22c68 │ │ │ │ ldr r3, [r4] │ │ │ │ - ldr r8, [r4, #36] @ 0x24 │ │ │ │ + ldrd sl, [r4, #36] @ 0x24 │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r2, [r6, #176] @ 0xb0 │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r6, #176] @ 0xb0 │ │ │ │ ands r2, r3, #4096 @ 0x1000 │ │ │ │ - str r1, [sp, #28] │ │ │ │ - bne 54c40 │ │ │ │ + bne 56b00 │ │ │ │ str r2, [sp, #88] @ 0x58 │ │ │ │ - ldr r2, [r6, #184] @ 0xb8 │ │ │ │ ubfx r3, r3, #13, #1 │ │ │ │ - str r1, [sp, #112] @ 0x70 │ │ │ │ - ldr r1, [r6, #408] @ 0x198 │ │ │ │ + ldr r2, [r6, #184] @ 0xb8 │ │ │ │ + strd sl, [sp, #108] @ 0x6c │ │ │ │ add r2, r3, r2 │ │ │ │ eor r3, r3, #1 │ │ │ │ - cmp r1, #0 │ │ │ │ + str r2, [r6, #184] @ 0xb8 │ │ │ │ + ldr r2, [r6, #408] @ 0x198 │ │ │ │ + cmp r2, #0 │ │ │ │ moveq r3, #0 │ │ │ │ andne r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ mov r3, #2 │ │ │ │ - str r8, [sp, #108] @ 0x6c │ │ │ │ - str r2, [r6, #184] @ 0xb8 │ │ │ │ strb r3, [sp, #92] @ 0x5c │ │ │ │ - bne 55770 │ │ │ │ + bne 574f0 │ │ │ │ ldr r3, [r4] │ │ │ │ + ldr r7, [r4, #44] @ 0x2c │ │ │ │ ldr r6, [r4, #60] @ 0x3c │ │ │ │ - ldr fp, [pc, #2860] @ 55690 │ │ │ │ tst r3, #8192 @ 0x2000 │ │ │ │ - add fp, pc, fp │ │ │ │ - lsr r3, r6, #31 │ │ │ │ - str r3, [fp, #1128] @ 0x468 │ │ │ │ - ldr r3, [r4, #64] @ 0x40 │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [r4, #68] @ 0x44 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r3, [r4, #52] @ 0x34 │ │ │ │ - ldr r7, [r4, #44] @ 0x2c │ │ │ │ + ldr r3, [pc, #3472] @ 577b8 │ │ │ │ ldr r9, [r4, #48] @ 0x30 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - beq 54bc0 │ │ │ │ - ldr sl, [fp, #380] @ 0x17c │ │ │ │ - cmp sl, #0 │ │ │ │ - beq 55894 │ │ │ │ - ldr r3, [pc, #2796] @ 55694 │ │ │ │ + lsr r2, r6, #31 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r2, [r3, #1128] @ 0x468 │ │ │ │ + ldr r2, [r4, #52] @ 0x34 │ │ │ │ + str r2, [sp, #28] │ │ │ │ + ldr r2, [r4, #64] @ 0x40 │ │ │ │ + str r2, [sp, #32] │ │ │ │ + ldr r2, [r4, #68] @ 0x44 │ │ │ │ + str r2, [sp, #36] @ 0x24 │ │ │ │ + beq 56a84 │ │ │ │ + ldr r8, [r3, #380] @ 0x17c │ │ │ │ + cmp r8, #0 │ │ │ │ + beq 57624 │ │ │ │ + ldr r2, [pc, #3416] @ 577bc │ │ │ │ mov r1, #1 │ │ │ │ - ldr r3, [r5, r3] │ │ │ │ movw r0, #34226 @ 0x85b2 │ │ │ │ - ldr r3, [r3] │ │ │ │ - blx r3 │ │ │ │ - ldr r8, [fp, #384] @ 0x180 │ │ │ │ - mov sl, #0 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - str r3, [sp, #16] │ │ │ │ - str sl, [sp, #20] │ │ │ │ - str r8, [sp, #12] │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + mov r8, #0 │ │ │ │ + ldr r2, [r5, r2] │ │ │ │ + ldr r2, [r2] │ │ │ │ + blx r2 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + ldr sl, [r3, #384] @ 0x180 │ │ │ │ + strd sl, [sp, #12] │ │ │ │ mov r3, r7 │ │ │ │ + str r8, [sp, #20] │ │ │ │ ldr r2, [r4, #32] │ │ │ │ - ldr r7, [pc, #2744] @ 55698 │ │ │ │ + ldr r7, [pc, #3364] @ 577c0 │ │ │ │ str r2, [sp, #8] │ │ │ │ - ldr ip, [r4, #28] │ │ │ │ + ldr r2, [r4, #28] │ │ │ │ add r7, pc, r7 │ │ │ │ + str r6, [sp] │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr r0, [r7, #468] @ 0x1d4 │ │ │ │ ldr r2, [r7, #1148] @ 0x47c │ │ │ │ ldr r1, [r7, #1152] @ 0x480 │ │ │ │ - ldr r0, [r7, #468] @ 0x1d4 │ │ │ │ - stm sp, {r6, ip} │ │ │ │ - bl 4e094 │ │ │ │ + bl 4fa68 │ │ │ │ ldr r3, [r7, #400] @ 0x190 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 553dc │ │ │ │ + bne 57360 │ │ │ │ ldr r3, [r4] │ │ │ │ tst r3, #8192 @ 0x2000 │ │ │ │ - beq 54c40 │ │ │ │ - ldr r3, [pc, #2688] @ 5569c │ │ │ │ + beq 56b00 │ │ │ │ + ldr r3, [pc, #3304] @ 577c4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r3, #380] @ 0x17c │ │ │ │ cmp r1, #0 │ │ │ │ - beq 55620 │ │ │ │ - ldr r3, [pc, #2660] @ 55694 │ │ │ │ + beq 576c4 │ │ │ │ + ldr r3, [pc, #3276] @ 577bc │ │ │ │ mov r1, #0 │ │ │ │ - ldr r3, [r5, r3] │ │ │ │ movw r0, #34226 @ 0x85b2 │ │ │ │ + ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ blx r3 │ │ │ │ - ldr r3, [pc, #2648] @ 556a0 │ │ │ │ + ldr r3, [pc, #3264] @ 577c8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 54964 │ │ │ │ - bl 52a28 │ │ │ │ - b 54964 │ │ │ │ - ldr r3, [pc, #2624] @ 556a4 │ │ │ │ + beq 567f0 │ │ │ │ + bl 5475c │ │ │ │ + b 567f0 │ │ │ │ + ldr r3, [pc, #3240] @ 577cc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #376] @ 0x178 │ │ │ │ blx r3 │ │ │ │ - b 54964 │ │ │ │ - ldr r3, [pc, #2608] @ 556a8 │ │ │ │ + b 567f0 │ │ │ │ + ldr r3, [pc, #3224] @ 577d0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #364] @ 0x16c │ │ │ │ blx r3 │ │ │ │ - bl 53410 │ │ │ │ - b 54964 │ │ │ │ + bl 551d0 │ │ │ │ + b 567f0 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 54968 │ │ │ │ - ldr r7, [pc, #2580] @ 556ac │ │ │ │ + beq 567f4 │ │ │ │ + ldr r7, [pc, #3196] @ 577d4 │ │ │ │ mov r0, r4 │ │ │ │ + movw r9, #9729 @ 0x2601 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, #1156] @ 0x484 │ │ │ │ - movw sl, #9729 @ 0x2601 │ │ │ │ cmp r3, #0 │ │ │ │ - moveq sl, #9728 @ 0x2600 │ │ │ │ - bl 1602b8 │ │ │ │ + moveq r9, #9728 @ 0x2600 │ │ │ │ + bl 16e490 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ - cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ - beq 54f90 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 56e60 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 55ad8 │ │ │ │ + beq 579b0 │ │ │ │ cmp r3, #1 │ │ │ │ - beq 5596c │ │ │ │ - bl 51430 │ │ │ │ + beq 5771c │ │ │ │ + bl 5305c │ │ │ │ ldr r8, [r7, #280] @ 0x118 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 559c4 │ │ │ │ - ldr r3, [pc, #2680] @ 55760 │ │ │ │ - ldr r9, [r5, r3] │ │ │ │ - ldr r7, [pc, #2496] @ 556b0 │ │ │ │ - mov fp, #0 │ │ │ │ + beq 57890 │ │ │ │ + ldr r3, [pc, #3292] @ 57884 │ │ │ │ + ldr r3, [r5, r3] │ │ │ │ + str r3, [sp, #28] │ │ │ │ + ldr r7, [pc, #3108] @ 577d8 │ │ │ │ + mov sl, #0 │ │ │ │ + mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r8, fp │ │ │ │ - b 54d38 │ │ │ │ + b 56bfc │ │ │ │ cmp r2, #15 │ │ │ │ - bgt 54d6c │ │ │ │ + bgt 56c30 │ │ │ │ cmp r8, #1024 @ 0x400 │ │ │ │ addlt r8, r8, #1 │ │ │ │ - blt 54d28 │ │ │ │ - cmp fp, #255 @ 0xff │ │ │ │ - addle fp, fp, #1 │ │ │ │ - ble 54d28 │ │ │ │ + blt 56bec │ │ │ │ + cmp sl, #255 @ 0xff │ │ │ │ + addle sl, sl, #1 │ │ │ │ + ble 56bec │ │ │ │ ldr r3, [r7, #168] @ 0xa8 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r7, #168] @ 0xa8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 160304 │ │ │ │ + bl 16e4dc │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 54fb0 │ │ │ │ + beq 56e80 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - ble 54d28 │ │ │ │ + ble 56bec │ │ │ │ ldr r2, [r6, #16] │ │ │ │ cmp r2, #0 │ │ │ │ - ble 54d28 │ │ │ │ + ble 56bec │ │ │ │ ldr r1, [r6, #20] │ │ │ │ cmp r3, r1 │ │ │ │ - bgt 54d28 │ │ │ │ + bgt 56bec │ │ │ │ cmp r3, #15 │ │ │ │ - ble 54cfc │ │ │ │ + ble 56bc0 │ │ │ │ cmp r3, #31 │ │ │ │ - bgt 54d1c │ │ │ │ + bgt 56be0 │ │ │ │ cmp r2, #31 │ │ │ │ - bgt 54d1c │ │ │ │ - b 54d10 │ │ │ │ - ldr r3, [pc, #2356] @ 556b4 │ │ │ │ + bgt 56be0 │ │ │ │ + b 56bd4 │ │ │ │ + ldr r3, [pc, #2968] @ 577dc │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [r3, #1160] @ 0x488 │ │ │ │ - ldr r2, [r3, #1164] @ 0x48c │ │ │ │ ldr r0, [r3, #1120] @ 0x460 │ │ │ │ - stm r4, {r1, r2} │ │ │ │ - ldr r2, [r3, #1156] @ 0x484 │ │ │ │ + ldr r2, [r3, #1160] @ 0x488 │ │ │ │ ldr r1, [r3, #1124] @ 0x464 │ │ │ │ + str r2, [r4] │ │ │ │ + ldr r2, [r3, #1156] @ 0x484 │ │ │ │ + strd r0, [r4, #8] │ │ │ │ cmp r2, #0 │ │ │ │ + ldr r2, [r3, #1164] @ 0x48c │ │ │ │ + str r2, [r4, #4] │ │ │ │ mov r2, #0 │ │ │ │ - strd r0, [r4, #8] │ │ │ │ - str r2, [r4, #28] │ │ │ │ - str r2, [r4, #24] │ │ │ │ - str r2, [r4, #20] │ │ │ │ - str r2, [r4, #16] │ │ │ │ strdne r0, [r4] │ │ │ │ - bne 54964 │ │ │ │ - ldr r1, [pc, #2292] @ 556b8 │ │ │ │ - ldr r2, [pc, #2292] @ 556bc │ │ │ │ + str r2, [r4, #16] │ │ │ │ + str r2, [r4, #20] │ │ │ │ + str r2, [r4, #24] │ │ │ │ + str r2, [r4, #28] │ │ │ │ + bne 567f0 │ │ │ │ + ldr r1, [pc, #2900] @ 577e0 │ │ │ │ + ldr r2, [pc, #2900] @ 577e4 │ │ │ │ ldr r0, [r5, r1] │ │ │ │ ldr r1, [r5, r2] │ │ │ │ ldr r2, [r0] │ │ │ │ ldr r1, [r1] │ │ │ │ orrs r2, r2, r1 │ │ │ │ - beq 54964 │ │ │ │ - ldr r0, [r3, #1172] @ 0x494 │ │ │ │ - ldr r1, [r3, #1180] @ 0x49c │ │ │ │ - ldr r2, [r3, #1168] @ 0x490 │ │ │ │ - ldr r3, [r3, #1176] @ 0x498 │ │ │ │ - strd r0, [r4, #24] │ │ │ │ - strd r2, [r4, #16] │ │ │ │ - b 54964 │ │ │ │ - ldr r3, [pc, #2240] @ 556c0 │ │ │ │ + beq 567f0 │ │ │ │ + ldr r0, [r3, #1168] @ 0x490 │ │ │ │ + ldr r2, [r3, #1172] @ 0x494 │ │ │ │ + ldr r1, [r3, #1176] @ 0x498 │ │ │ │ + ldr r3, [r3, #1180] @ 0x49c │ │ │ │ + strd r0, [r4, #16] │ │ │ │ + strd r2, [r4, #24] │ │ │ │ + b 567f0 │ │ │ │ + ldr r3, [pc, #2848] @ 577e8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #400] @ 0x190 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 549b0 │ │ │ │ - ldr r6, [pc, #2224] @ 556c4 │ │ │ │ - ldr r1, [pc, #2224] @ 556c8 │ │ │ │ + beq 56850 │ │ │ │ + ldr r6, [pc, #2832] @ 577ec │ │ │ │ + mov r5, #0 │ │ │ │ + ldr r1, [pc, #2828] @ 577f0 │ │ │ │ ldr r7, [r4] │ │ │ │ add r6, pc, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - mov r5, #0 │ │ │ │ - b 54e38 │ │ │ │ + b 56d00 │ │ │ │ ldr r1, [r6, #12]! │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r1, #0 │ │ │ │ - beq 54e48 │ │ │ │ + beq 56d10 │ │ │ │ mov r0, r7 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - bne 54e28 │ │ │ │ - ldr r3, [pc, #2172] @ 556cc │ │ │ │ - ldr r6, [pc, #2172] @ 556d0 │ │ │ │ - add r3, pc, r3 │ │ │ │ + bne 56cf0 │ │ │ │ + ldr r3, [pc, #2780] @ 577f4 │ │ │ │ add r5, r5, r5, lsl #1 │ │ │ │ - add r6, pc, r6 │ │ │ │ + ldr r6, [pc, #2776] @ 577f8 │ │ │ │ + add r3, pc, r3 │ │ │ │ add r3, r3, r5, lsl #2 │ │ │ │ + add r6, pc, r6 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldr r1, [r6, #420] @ 0x1a4 │ │ │ │ asr r2, r2, r1 │ │ │ │ tst r2, #1 │ │ │ │ - beq 549b0 │ │ │ │ + beq 56850 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ - ldr r1, [pc, #2132] @ 556d4 │ │ │ │ - ldr r4, [r4, #4] │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ + ldr r4, [r4, #4] │ │ │ │ + ldr r1, [pc, #2732] @ 577fc │ │ │ │ str r4, [r3] │ │ │ │ - bl 251c0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - streq r4, [r6, #464] @ 0x1d0 │ │ │ │ - streq r4, [r6, #460] @ 0x1cc │ │ │ │ - streq r4, [r6, #456] @ 0x1c8 │ │ │ │ - bl 520a0 │ │ │ │ - b 54964 │ │ │ │ - ldr r3, [pc, #2088] @ 556d8 │ │ │ │ + bne 56d6c │ │ │ │ + str r4, [r6, #456] @ 0x1c8 │ │ │ │ + str r4, [r6, #460] @ 0x1cc │ │ │ │ + str r4, [r6, #464] @ 0x1d0 │ │ │ │ + bl 53d50 │ │ │ │ + b 567f0 │ │ │ │ + ldr r3, [pc, #2692] @ 57800 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #400] @ 0x190 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 549b0 │ │ │ │ - ldr r6, [pc, #2072] @ 556dc │ │ │ │ - ldr r1, [pc, #2072] @ 556e0 │ │ │ │ + beq 56850 │ │ │ │ + ldr r6, [pc, #2676] @ 57804 │ │ │ │ + mov r5, #0 │ │ │ │ + ldr r1, [pc, #2672] @ 57808 │ │ │ │ ldr r7, [r4] │ │ │ │ add r6, pc, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - mov r5, #0 │ │ │ │ - b 54ee8 │ │ │ │ + b 56db4 │ │ │ │ ldr r1, [r6, #12]! │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r1, #0 │ │ │ │ - beq 54ef8 │ │ │ │ + beq 56dc4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - bne 54ed8 │ │ │ │ - ldr r3, [pc, #2020] @ 556e4 │ │ │ │ - ldr r1, [pc, #2020] @ 556e8 │ │ │ │ - add r3, pc, r3 │ │ │ │ + bne 56da4 │ │ │ │ + ldr r3, [pc, #2624] @ 5780c │ │ │ │ add r5, r5, r5, lsl #1 │ │ │ │ - add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #2620] @ 57810 │ │ │ │ + add r3, pc, r3 │ │ │ │ add r3, r3, r5, lsl #2 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r2, #420] @ 0x1a4 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ - ldr r1, [r1, #420] @ 0x1a4 │ │ │ │ asr r2, r2, r1 │ │ │ │ tst r2, #1 │ │ │ │ - beq 549b0 │ │ │ │ + beq 56850 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r4, #4] │ │ │ │ - b 54964 │ │ │ │ - ldr r3, [pc, #1968] @ 556ec │ │ │ │ + b 567f0 │ │ │ │ + ldr r3, [pc, #2572] @ 57814 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #1140] @ 0x474 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 549b0 │ │ │ │ - bl 53410 │ │ │ │ - b 54964 │ │ │ │ + beq 56850 │ │ │ │ + bl 551d0 │ │ │ │ + b 567f0 │ │ │ │ ldr r2, [r3, #1152] @ 0x480 │ │ │ │ movw r3, #34233 @ 0x85b9 │ │ │ │ cmp r2, r3 │ │ │ │ - mvneq sl, #0 │ │ │ │ - bne 54acc │ │ │ │ - b 54ad4 │ │ │ │ - ldr r3, [pc, #1920] @ 556f0 │ │ │ │ + mvneq r8, #0 │ │ │ │ + bne 56994 │ │ │ │ + b 5699c │ │ │ │ + ldr r3, [pc, #2524] @ 57818 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ blx r3 │ │ │ │ - ldr r3, [pc, #1908] @ 556f4 │ │ │ │ + ldr r3, [pc, #2512] @ 5781c │ │ │ │ mov r1, #0 │ │ │ │ + ldr r2, [sp, #28] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #468] @ 0x1d4 │ │ │ │ - ldr r3, [r9] │ │ │ │ - blx r3 │ │ │ │ - ldr r3, [pc, #1800] @ 556a0 │ │ │ │ + ldr r2, [r2] │ │ │ │ + blx r2 │ │ │ │ + ldr r3, [pc, #2400] @ 577c8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 54964 │ │ │ │ + beq 567f0 │ │ │ │ mov r0, #2 │ │ │ │ - bl 525d4 │ │ │ │ - b 54964 │ │ │ │ - ldr r6, [pc, #1856] @ 556f8 │ │ │ │ - ldr r2, [pc, #1856] @ 556fc │ │ │ │ - add r6, pc, r6 │ │ │ │ - str fp, [sp] │ │ │ │ - ldr r1, [r6, #168] @ 0xa8 │ │ │ │ - str r1, [sp, #4] │ │ │ │ + bl 542d8 │ │ │ │ + b 567f0 │ │ │ │ + ldr r6, [pc, #2456] @ 57820 │ │ │ │ mov r3, r8 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #7 │ │ │ │ + str sl, [sp] │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ + ldr r2, [pc, #2440] @ 57824 │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr ip, [r6, #168] @ 0xa8 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str ip, [sp, #4] │ │ │ │ + bl b155c │ │ │ │ ldr r7, [r6, #168] @ 0xa8 │ │ │ │ cmp r7, #0 │ │ │ │ - bne 55aa4 │ │ │ │ + bne 5796c │ │ │ │ mov r0, r4 │ │ │ │ - bl 1602b8 │ │ │ │ - ldr r3, [pc, #1800] @ 55700 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r3, #172] @ 0xac │ │ │ │ + bl 16e490 │ │ │ │ + ldr r3, [pc, #2400] @ 57828 │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 551e8 │ │ │ │ - ldr r3, [pc, #1784] @ 55704 │ │ │ │ - ldr fp, [pc, #1784] @ 55708 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [sp, #28] │ │ │ │ - ldr r3, [pc, #1776] @ 5570c │ │ │ │ - mov lr, #0 │ │ │ │ + ldr r8, [r3, #172] @ 0xac │ │ │ │ + beq 570bc │ │ │ │ + mov ip, #0 │ │ │ │ + ldr r3, [pc, #2380] @ 5782c │ │ │ │ + mov fp, ip │ │ │ │ + str ip, [sp, #40] @ 0x28 │ │ │ │ + ldr sl, [pc, #2372] @ 57830 │ │ │ │ + str r5, [sp, #44] @ 0x2c │ │ │ │ add r3, pc, r3 │ │ │ │ - add fp, pc, fp │ │ │ │ - mov r8, r1 │ │ │ │ str r3, [sp, #32] │ │ │ │ - str lr, [sp, #36] @ 0x24 │ │ │ │ - str lr, [sp, #40] @ 0x28 │ │ │ │ - str r5, [sp, #44] @ 0x2c │ │ │ │ - b 550e4 │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r3, [pc, #2356] @ 57834 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + b 56fb4 │ │ │ │ ldr r3, [r6, #20] │ │ │ │ cmp r5, r3 │ │ │ │ - bgt 550fc │ │ │ │ + bgt 56fcc │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ cmp r5, #15 │ │ │ │ - ldr r3, [r9] │ │ │ │ - ldr r0, [fp, #468] @ 0x1d4 │ │ │ │ - bgt 55110 │ │ │ │ + ldr r0, [sl, #468] @ 0x1d4 │ │ │ │ + ldr r3, [r3] │ │ │ │ + bgt 56fe0 │ │ │ │ cmp r7, #15 │ │ │ │ - bgt 551c8 │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ + bgt 5709c │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ cmp r2, #1024 @ 0x400 │ │ │ │ - bge 55600 │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ - ldr r1, [fp, #280] @ 0x118 │ │ │ │ - and r7, r2, #31 │ │ │ │ + bge 574d4 │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + ldr r1, [sl, #280] @ 0x118 │ │ │ │ sbfx r5, r2, #5, #16 │ │ │ │ + and r7, r2, #31 │ │ │ │ blx r3 │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + lsl r5, r5, #4 │ │ │ │ lsl r7, r7, #4 │ │ │ │ add r3, r2, #1 │ │ │ │ - lsl r5, r5, #4 │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r1, [sp, #32] │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r2, #0 │ │ │ │ - ldr r0, [r1, #468] @ 0x1d4 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ + ldr r0, [r1, #468] @ 0x1d4 │ │ │ │ + movw r1, #6406 @ 0x1906 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r2, [r6, #16] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r2, [r6, #12] │ │ │ │ - str r2, [sp, #12] │ │ │ │ - str r5, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ + str r5, [sp, #8] │ │ │ │ + str r2, [sp, #12] │ │ │ │ ldr r2, [r6, #20] │ │ │ │ str r2, [sp] │ │ │ │ - movw r1, #6406 @ 0x1906 │ │ │ │ movw r2, #5121 @ 0x1401 │ │ │ │ - bl 4e094 │ │ │ │ + bl 4fa68 │ │ │ │ mov r0, r4 │ │ │ │ - bl 160304 │ │ │ │ + bl 16e4dc │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 551e4 │ │ │ │ + beq 570b8 │ │ │ │ ldr r5, [r6, #12] │ │ │ │ cmp r5, #0 │ │ │ │ - ble 550fc │ │ │ │ + ble 56fcc │ │ │ │ ldr r7, [r6, #16] │ │ │ │ cmp r7, #0 │ │ │ │ - bgt 5503c │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ + bgt 56f08 │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ mov r1, #6 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 550d4 │ │ │ │ + bl b155c │ │ │ │ + b 56fa4 │ │ │ │ cmp r5, #31 │ │ │ │ - ble 551c8 │ │ │ │ - ldr r2, [fp, #412] @ 0x19c │ │ │ │ + ble 5709c │ │ │ │ + ldr r2, [sl, #412] @ 0x19c │ │ │ │ cmp r2, #0 │ │ │ │ - bne 5515c │ │ │ │ + bne 5702c │ │ │ │ cmp r5, #32 │ │ │ │ - beq 55140 │ │ │ │ + beq 57010 │ │ │ │ mov r2, #32 │ │ │ │ lsl r2, r2, #1 │ │ │ │ cmp r5, r2 │ │ │ │ - bgt 55130 │ │ │ │ + bgt 57000 │ │ │ │ mov r5, r2 │ │ │ │ cmp r7, #32 │ │ │ │ - ble 55b10 │ │ │ │ + ble 579ec │ │ │ │ mov r2, #32 │ │ │ │ lsl r2, r2, #1 │ │ │ │ cmp r7, r2 │ │ │ │ - bgt 5514c │ │ │ │ + bgt 5701c │ │ │ │ mov r7, r2 │ │ │ │ - ldr r2, [pc, #1452] @ 55710 │ │ │ │ + ldr r2, [pc, #2052] @ 57838 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r2, #380] @ 0x17c │ │ │ │ cmp r1, #0 │ │ │ │ addne r5, r5, #63 @ 0x3f │ │ │ │ bicne r5, r5, #63 @ 0x3f │ │ │ │ - bne 5518c │ │ │ │ + bne 57060 │ │ │ │ ldr r2, [r2, #388] @ 0x184 │ │ │ │ cmp r2, #0 │ │ │ │ - addne r5, r5, #508 @ 0x1fc │ │ │ │ - addne r5, r5, #3 │ │ │ │ - bfcne r5, #0, #9 │ │ │ │ + beq 57060 │ │ │ │ + add r5, r5, #508 @ 0x1fc │ │ │ │ + add r5, r5, #3 │ │ │ │ + bfc r5, #0, #9 │ │ │ │ ldr r1, [r8], #4 │ │ │ │ blx r3 │ │ │ │ - ldr r3, [pc, #1400] @ 55714 │ │ │ │ - stmib sp, {r5, r7} │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r5, #0 │ │ │ │ + ldr r3, [pc, #1996] @ 5783c │ │ │ │ movw r2, #6406 @ 0x1906 │ │ │ │ - str sl, [sp] │ │ │ │ mov r1, r2 │ │ │ │ + str r9, [sp] │ │ │ │ + stmib sp, {r5, r7} │ │ │ │ + mov r5, #0 │ │ │ │ + mov r7, r5 │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r0, [r3, #468] @ 0x1d4 │ │ │ │ movw r3, #5121 @ 0x1401 │ │ │ │ str r5, [sp, #12] │ │ │ │ - bl 4dd3c │ │ │ │ - mov r7, r5 │ │ │ │ - b 55094 │ │ │ │ + bl 4f6e4 │ │ │ │ + b 56f64 │ │ │ │ cmp r7, #31 │ │ │ │ - ble 55600 │ │ │ │ - ldr r2, [fp, #412] @ 0x19c │ │ │ │ + ble 574d4 │ │ │ │ + ldr r2, [sl, #412] @ 0x19c │ │ │ │ cmp r2, #0 │ │ │ │ moveq r5, #32 │ │ │ │ - beq 55140 │ │ │ │ - b 5515c │ │ │ │ + beq 57010 │ │ │ │ + b 5702c │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ - ldr r3, [pc, #1320] @ 55718 │ │ │ │ mov r0, #1 │ │ │ │ + ldr r3, [pc, #1912] @ 57840 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ blx r3 │ │ │ │ - ldr r3, [pc, #1304] @ 5571c │ │ │ │ + ldr r3, [pc, #1900] @ 57844 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r3, #164] @ 0xa4 │ │ │ │ - ldr r3, [pc, #1296] @ 55720 │ │ │ │ + ldr r3, [pc, #1892] @ 57848 │ │ │ │ mov r1, #4864 @ 0x1300 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 1602b8 │ │ │ │ - ldr r3, [pc, #1272] @ 55724 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr sl, [r3, #172] @ 0xac │ │ │ │ + bl 16e490 │ │ │ │ + ldr r3, [pc, #1868] @ 5784c │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 54f68 │ │ │ │ - ldr r8, [pc, #1256] @ 55728 │ │ │ │ - mov ip, #0 │ │ │ │ - vldr s16, [pc, #1008] @ 55638 │ │ │ │ - add r8, pc, r8 │ │ │ │ - str ip, [sp, #28] │ │ │ │ - str ip, [sp, #32] │ │ │ │ - b 55328 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - cmp fp, #15 │ │ │ │ - cmple r3, #1024 @ 0x400 │ │ │ │ - blt 5592c │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr fp, [r3, #172] @ 0xac │ │ │ │ + beq 56e34 │ │ │ │ + mov lr, #0 │ │ │ │ + mov sl, #0 │ │ │ │ + ldr r9, [pc, #1844] @ 57850 │ │ │ │ + str lr, [sp, #32] │ │ │ │ + str lr, [sp, #36] @ 0x24 │ │ │ │ + add r9, pc, r9 │ │ │ │ + b 57200 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ - cmp fp, #31 │ │ │ │ + cmp r8, #15 │ │ │ │ + cmple r3, #1024 @ 0x400 │ │ │ │ + blt 576dc │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + cmp r8, #31 │ │ │ │ cmple r3, #255 @ 0xff │ │ │ │ - ble 5597c │ │ │ │ - ldr r1, [pc, #1200] @ 5572c │ │ │ │ + ble 57730 │ │ │ │ + ldr r1, [pc, #1796] @ 57854 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r1, [r1, #412] @ 0x19c │ │ │ │ cmp r1, #0 │ │ │ │ moveq r7, #32 │ │ │ │ - beq 553bc │ │ │ │ - ldr r1, [pc, #1180] @ 55730 │ │ │ │ + beq 57298 │ │ │ │ + ldr r1, [pc, #1776] @ 57858 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [r1, #380] @ 0x17c │ │ │ │ cmp ip, #0 │ │ │ │ addne r7, r7, #63 @ 0x3f │ │ │ │ bicne r7, r7, #63 @ 0x3f │ │ │ │ - bne 552bc │ │ │ │ + bne 57194 │ │ │ │ ldr r1, [r1, #388] @ 0x184 │ │ │ │ cmp r1, #0 │ │ │ │ - addne r7, r7, #508 @ 0x1fc │ │ │ │ - addne r7, r7, #3 │ │ │ │ - bfcne r7, #0, #9 │ │ │ │ - ldr r1, [sl], #4 │ │ │ │ + beq 57194 │ │ │ │ + add r7, r7, #508 @ 0x1fc │ │ │ │ + add r7, r7, #3 │ │ │ │ + bfc r7, #0, #9 │ │ │ │ + ldr r1, [fp], #4 │ │ │ │ blx r2 │ │ │ │ - vmov.f32 s5, s16 │ │ │ │ - vmov.f32 s4, s16 │ │ │ │ + vmov s5, sl │ │ │ │ + vmov s4, sl │ │ │ │ vldr s15, [r6, #12] │ │ │ │ - ldr r3, [pc, #1116] @ 55734 │ │ │ │ - vldr s0, [r6, #28] │ │ │ │ + mov r1, r8 │ │ │ │ + mov r0, r7 │ │ │ │ + ldr r3, [pc, #1700] @ 5785c │ │ │ │ + vldr s1, [r6, #32] │ │ │ │ vcvt.f32.s32 s6, s15 │ │ │ │ vldr s15, [r6, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #1052] @ 0x41c │ │ │ │ - vcvt.f32.s32 s7, s15 │ │ │ │ - vldr s15, [r6, #32] │ │ │ │ mov r3, #0 │ │ │ │ + vcvt.f32.s32 s1, s1 │ │ │ │ + vcvt.f32.s32 s7, s15 │ │ │ │ + vldr s15, [r6, #28] │ │ │ │ vmov.f32 s2, s6 │ │ │ │ - vcvt.f32.s32 s1, s15 │ │ │ │ - vmov.f32 s3, s7 │ │ │ │ - vcvt.f32.s32 s0, s0 │ │ │ │ - mov r1, fp │ │ │ │ - mov r0, r7 │ │ │ │ - str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl 5098c │ │ │ │ + str r3, [sp, #4] │ │ │ │ + vcvt.f32.s32 s0, s15 │ │ │ │ + vmov.f32 s3, s7 │ │ │ │ + bl 5250c │ │ │ │ mov r0, r4 │ │ │ │ - bl 160304 │ │ │ │ + bl 16e4dc │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 54f68 │ │ │ │ + beq 56e34 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - ble 55318 │ │ │ │ + ble 571f0 │ │ │ │ ldr r2, [r6, #16] │ │ │ │ cmp r2, #0 │ │ │ │ - ble 55318 │ │ │ │ + ble 571f0 │ │ │ │ ldr r2, [r6, #20] │ │ │ │ cmp r3, r2 │ │ │ │ - bgt 55318 │ │ │ │ - ldr r3, [pc, #996] @ 55738 │ │ │ │ + bgt 571f0 │ │ │ │ + ldr r3, [pc, #1588] @ 57860 │ │ │ │ ldr r0, [r6, #24] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ubfx r2, r0, #8, #8 │ │ │ │ + ubfx r1, r0, #16, #8 │ │ │ │ ldr r7, [r3] │ │ │ │ mvn r3, r0 │ │ │ │ - ubfx r1, r0, #16, #8 │ │ │ │ - uxtb r3, r3 │ │ │ │ lsr r0, r0, #24 │ │ │ │ + uxtb r3, r3 │ │ │ │ blx r7 │ │ │ │ ldr r7, [r6, #12] │ │ │ │ - ldr fp, [r6, #16] │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + ldr r8, [r6, #16] │ │ │ │ cmp r7, #15 │ │ │ │ - ldr r2, [r9] │ │ │ │ - ldr r0, [r8, #468] @ 0x1d4 │ │ │ │ - ble 55254 │ │ │ │ + ldr r0, [r9, #468] @ 0x1d4 │ │ │ │ + ldr r2, [r3] │ │ │ │ + ble 57128 │ │ │ │ cmp r7, #31 │ │ │ │ - ble 55264 │ │ │ │ - ldr r1, [r8, #412] @ 0x19c │ │ │ │ + ble 57138 │ │ │ │ + ldr r1, [r9, #412] @ 0x19c │ │ │ │ cmp r1, #0 │ │ │ │ - bne 5528c │ │ │ │ + bne 57160 │ │ │ │ cmp r7, #32 │ │ │ │ - beq 553bc │ │ │ │ + beq 57298 │ │ │ │ mov r1, #32 │ │ │ │ lsl r1, r1, #1 │ │ │ │ cmp r7, r1 │ │ │ │ - bgt 553ac │ │ │ │ + bgt 57288 │ │ │ │ mov r7, r1 │ │ │ │ - cmp fp, #32 │ │ │ │ - ble 55ad0 │ │ │ │ + cmp r8, #32 │ │ │ │ + ble 579a8 │ │ │ │ mov r1, #32 │ │ │ │ lsl r1, r1, #1 │ │ │ │ - cmp r1, fp │ │ │ │ - blt 553c8 │ │ │ │ - mov fp, r1 │ │ │ │ - b 5528c │ │ │ │ - mov r3, #0 │ │ │ │ + cmp r1, r8 │ │ │ │ + blt 572a4 │ │ │ │ + mov r8, r1 │ │ │ │ + b 57160 │ │ │ │ + mov r2, #0 │ │ │ │ + add r3, sp, #84 @ 0x54 │ │ │ │ + mov r0, r5 │ │ │ │ + mov r1, r2 │ │ │ │ + bl d1e94 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 5732c │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ + sub r3, r3, #8 │ │ │ │ + bics r3, r3, #8 │ │ │ │ + beq 572f8 │ │ │ │ + ldr r2, [r6, #420] @ 0x1a4 │ │ │ │ + cmp r2, #1 │ │ │ │ + bgt 579b8 │ │ │ │ + cmp r2, #0 │ │ │ │ + bge 57354 │ │ │ │ + add r3, r5, #-1358954496 @ 0xaf000000 │ │ │ │ + sub r3, r3, #52 @ 0x34 │ │ │ │ + bfc r3, #8, #19 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 567f4 │ │ │ │ + add r2, r5, #-872415232 @ 0xcc000000 │ │ │ │ + mov r3, #248 @ 0xf8 │ │ │ │ + movt r3, #65280 @ 0xff00 │ │ │ │ + sub r2, r2, #81 @ 0x51 │ │ │ │ + and r3, r3, r2 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 568fc │ │ │ │ + b 567f4 │ │ │ │ + ldr r2, [r6, #420] @ 0x1a4 │ │ │ │ + mvn r3, #163 @ 0xa3 │ │ │ │ + asr r3, r3, r2 │ │ │ │ + tst r3, #1 │ │ │ │ + beq 57354 │ │ │ │ + bic r1, r5, #255 @ 0xff │ │ │ │ + mov r3, #23040 @ 0x5a00 │ │ │ │ + movt r3, #22617 @ 0x5859 │ │ │ │ + cmp r1, r3 │ │ │ │ + beq 567f4 │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 568cc │ │ │ │ + b 568b0 │ │ │ │ ldr r0, [r7, #404] @ 0x194 │ │ │ │ + mov r3, #0 │ │ │ │ add r2, sp, #84 @ 0x54 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ - bl ca6f8 │ │ │ │ + bl d1e94 │ │ │ │ ldr r3, [r4] │ │ │ │ and r3, r3, #8320 @ 0x2080 │ │ │ │ cmp r3, #8192 @ 0x2000 │ │ │ │ - bne 55434 │ │ │ │ - ldr r3, [pc, #840] @ 55750 │ │ │ │ + bne 573b8 │ │ │ │ + ldr r3, [pc, #1240] @ 57864 │ │ │ │ + movw r0, #35052 @ 0x88ec │ │ │ │ ldr r1, [r7, #300] @ 0x12c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - movw r0, #35052 @ 0x88ec │ │ │ │ ldr r3, [r3] │ │ │ │ blx r3 │ │ │ │ - ldr r3, [pc, #824] @ 55758 │ │ │ │ + ldr r3, [pc, #1220] @ 57868 │ │ │ │ movw r0, #35052 @ 0x88ec │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ blx r3 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r7, #312] @ 0x138 │ │ │ │ - ldr r3, [pc, #768] @ 5573c │ │ │ │ + ldr r3, [pc, #1196] @ 5786c │ │ │ │ movw r0, #33985 @ 0x84c1 │ │ │ │ - ldr r7, [r5, r3] │ │ │ │ - ldr r6, [pc, #760] @ 55740 │ │ │ │ - ldr r3, [r7] │ │ │ │ + ldr r7, [pc, #1192] @ 57870 │ │ │ │ + ldr r6, [r5, r3] │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r6] │ │ │ │ blx r3 │ │ │ │ + ldr r1, [sp, #80] @ 0x50 │ │ │ │ mov r3, r9 │ │ │ │ - ldr r9, [sp, #80] @ 0x50 │ │ │ │ - add r6, pc, r6 │ │ │ │ - asr ip, r8, r9 │ │ │ │ - ldr r2, [r6, #1148] @ 0x47c │ │ │ │ - ldr r1, [r6, #1152] @ 0x480 │ │ │ │ - ldr r0, [r6, #468] @ 0x1d4 │ │ │ │ - ldr lr, [sp, #84] @ 0x54 │ │ │ │ - str ip, [sp, #12] │ │ │ │ - ldr ip, [sp, #28] │ │ │ │ - str sl, [sp, #20] │ │ │ │ - asr ip, ip, lr │ │ │ │ - str ip, [sp, #16] │ │ │ │ - ldr ip, [r4, #32] │ │ │ │ - asr ip, ip, lr │ │ │ │ - str ip, [sp, #8] │ │ │ │ - ldr ip, [r4, #28] │ │ │ │ - ldr lr, [sp, #36] @ 0x24 │ │ │ │ - asr ip, ip, r9 │ │ │ │ - str lr, [sp] │ │ │ │ - str ip, [sp, #4] │ │ │ │ - bl 4e094 │ │ │ │ + str r8, [sp, #20] │ │ │ │ + ldr r0, [sp, #84] @ 0x54 │ │ │ │ + asr r2, sl, r1 │ │ │ │ + str r2, [sp, #12] │ │ │ │ + asr r2, fp, r0 │ │ │ │ + str r2, [sp, #16] │ │ │ │ + ldr r2, [r4, #32] │ │ │ │ + asr r2, r2, r0 │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r2, [r4, #28] │ │ │ │ + asr r2, r2, r1 │ │ │ │ + stm sp, {r0, r2} │ │ │ │ + ldr r0, [r7, #468] @ 0x1d4 │ │ │ │ + ldr r2, [r7, #1148] @ 0x47c │ │ │ │ + ldr r1, [r7, #1152] @ 0x480 │ │ │ │ + bl 4fa68 │ │ │ │ ldr r3, [r4] │ │ │ │ and r3, r3, #8320 @ 0x2080 │ │ │ │ cmp r3, #8192 @ 0x2000 │ │ │ │ - bne 554e8 │ │ │ │ - ldr r3, [pc, #660] @ 55750 │ │ │ │ - ldr r1, [r6, #304] @ 0x130 │ │ │ │ - ldr r3, [r5, r3] │ │ │ │ + bne 57464 │ │ │ │ + ldr r3, [pc, #1068] @ 57864 │ │ │ │ movw r0, #35052 @ 0x88ec │ │ │ │ + ldr r1, [r7, #304] @ 0x130 │ │ │ │ + ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ blx r3 │ │ │ │ - ldr r3, [pc, #644] @ 55758 │ │ │ │ + ldr r3, [pc, #1048] @ 57868 │ │ │ │ movw r0, #35052 @ 0x88ec │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ blx r3 │ │ │ │ mov r3, #0 │ │ │ │ - str r3, [r6, #316] @ 0x13c │ │ │ │ - ldr r3, [r7] │ │ │ │ + str r3, [r7, #316] @ 0x13c │ │ │ │ + ldr r3, [r6] │ │ │ │ movw r0, #33986 @ 0x84c2 │ │ │ │ blx r3 │ │ │ │ - ldr r1, [sp, #80] @ 0x50 │ │ │ │ - ldr r0, [sp, #84] @ 0x54 │ │ │ │ - asr r2, r8, r1 │ │ │ │ + str r8, [sp, #20] │ │ │ │ + ldrd r0, [sp, #80] @ 0x50 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + ldr ip, [sp, #36] @ 0x24 │ │ │ │ + asr r2, sl, r0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ - str sl, [sp, #20] │ │ │ │ - asr r2, r2, r0 │ │ │ │ + asr r2, fp, r1 │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r2, [r4, #32] │ │ │ │ - ldr ip, [sp, #40] @ 0x28 │ │ │ │ - asr r2, r2, r0 │ │ │ │ + asr r2, r2, r1 │ │ │ │ + ldr r1, [pc, #980] @ 57874 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [r4, #28] │ │ │ │ - ldr r0, [pc, #532] @ 55744 │ │ │ │ - asr r2, r2, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ + add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ + asr r2, r2, r0 │ │ │ │ str r2, [sp, #4] │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - ldr r2, [r0, #1148] @ 0x47c │ │ │ │ - ldr r1, [r0, #1152] @ 0x480 │ │ │ │ - ldr r0, [r0, #468] @ 0x1d4 │ │ │ │ - bl 4e094 │ │ │ │ - ldr r3, [r7] │ │ │ │ + ldr r0, [r1, #468] @ 0x1d4 │ │ │ │ + ldr r2, [r1, #1148] @ 0x47c │ │ │ │ + ldr r1, [r1, #1152] @ 0x480 │ │ │ │ + bl 4fa68 │ │ │ │ + ldr r3, [r6] │ │ │ │ movw r0, #33984 @ 0x84c0 │ │ │ │ blx r3 │ │ │ │ - b 54c08 │ │ │ │ - mov r2, #0 │ │ │ │ - add r3, sp, #84 @ 0x54 │ │ │ │ - mov r1, r2 │ │ │ │ - mov r0, r5 │ │ │ │ - bl ca6f8 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 555d0 │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ - sub r3, r3, #8 │ │ │ │ - bics r3, r3, #8 │ │ │ │ - beq 555a0 │ │ │ │ - ldr r2, [r6, #420] @ 0x1a4 │ │ │ │ - cmp r2, #1 │ │ │ │ - bgt 55ae0 │ │ │ │ - cmp r2, #0 │ │ │ │ - bge 555f4 │ │ │ │ - add r3, r5, #-1358954496 @ 0xaf000000 │ │ │ │ - sub r3, r3, #52 @ 0x34 │ │ │ │ - bfc r3, #8, #19 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq 54968 │ │ │ │ - ldr r3, [pc, #396] @ 55748 │ │ │ │ - add r2, r5, #-872415232 @ 0xcc000000 │ │ │ │ - sub r2, r2, #81 @ 0x51 │ │ │ │ - and r3, r3, r2 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq 54a48 │ │ │ │ - b 54968 │ │ │ │ - ldr r2, [r6, #420] @ 0x1a4 │ │ │ │ - mvn r3, #163 @ 0xa3 │ │ │ │ - asr r3, r3, r2 │ │ │ │ - tst r3, #1 │ │ │ │ - beq 555f4 │ │ │ │ - ldr r3, [pc, #384] @ 5576c │ │ │ │ - bic r1, r5, #255 @ 0xff │ │ │ │ - cmp r1, r3 │ │ │ │ - beq 54968 │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 54a20 │ │ │ │ - b 54a0c │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - cmp r2, #255 @ 0xff │ │ │ │ - ble 55a70 │ │ │ │ - ldr r2, [fp, #412] @ 0x19c │ │ │ │ + b 56ac8 │ │ │ │ + cmp fp, #255 @ 0xff │ │ │ │ + ble 57944 │ │ │ │ + ldr r2, [sl, #412] @ 0x19c │ │ │ │ cmp r2, #0 │ │ │ │ moveq r7, #32 │ │ │ │ moveq r5, #32 │ │ │ │ - b 5515c │ │ │ │ - ldr r3, [pc, #296] @ 55750 │ │ │ │ - movw r0, #35052 @ 0x88ec │ │ │ │ - ldr r3, [r5, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - blx r3 │ │ │ │ - b 54c40 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - strhteq r9, [lr], -r0 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - @ instruction: 0x001b82dc │ │ │ │ - mlaeq lr, r4, r9, r9 │ │ │ │ - eoreq r6, pc, r0, asr #5 │ │ │ │ - eoreq r9, lr, r0, asr r9 │ │ │ │ - eoreq r6, pc, r8, ror r2 @ │ │ │ │ - eoreq r6, pc, r8, asr r2 @ │ │ │ │ - ldcge 13, cr11, [r8, #928]! @ 0x3a0 │ │ │ │ - eoreq r6, pc, ip, lsl r2 @ │ │ │ │ - eorcs r3, r0, r9, asr r8 │ │ │ │ - eorscc r3, r0, r9, asr r8 │ │ │ │ - strdeq r6, [pc], -r4 @ │ │ │ │ - subscc r5, r9, #373293056 @ 0x16400000 │ │ │ │ - ldmdbpl r6, {r0, r2, r4, r6, r8, fp, ip, lr}^ │ │ │ │ - eoreq r6, pc, ip, asr #3 │ │ │ │ - strhteq r6, [pc], -r0 │ │ │ │ - eoreq r9, lr, ip, lsr r8 │ │ │ │ - eoreq r6, pc, ip, asr r1 @ │ │ │ │ - eoreq fp, lr, r0, lsl sp │ │ │ │ - eoreq r6, pc, r4, lsr r1 @ │ │ │ │ - strhteq r6, [pc], -r4 │ │ │ │ - andeq r1, r0, r8, lsl #12 │ │ │ │ - eoreq r6, pc, r4, lsr r0 @ │ │ │ │ - eoreq r6, pc, r0 │ │ │ │ - andeq r1, r0, ip, lsr fp │ │ │ │ - strhteq r5, [pc], -r8 │ │ │ │ - eoreq r5, pc, r4, lsr #31 │ │ │ │ - eoreq r5, pc, r0, lsl #31 │ │ │ │ - eoreq r5, pc, r8, lsr #30 │ │ │ │ - mlaeq pc, ip, lr, r5 @ │ │ │ │ - andeq r1, r0, r4, lsl sp │ │ │ │ - muleq r0, r4, r8 │ │ │ │ - eoreq r5, pc, ip, lsl lr @ │ │ │ │ - eoreq r6, sp, r8, lsr #27 │ │ │ │ - andseq r2, r7, ip, asr #26 │ │ │ │ - eoreq r6, sp, r0, ror sp │ │ │ │ - eoreq r5, pc, r0, asr #27 │ │ │ │ - @ instruction: 0x0017d6b8 │ │ │ │ - eoreq r5, pc, ip, ror #26 │ │ │ │ - strdeq r6, [sp], -r8 @ │ │ │ │ - mulseq r7, ip, ip │ │ │ │ - eoreq r6, sp, r0, asr #25 │ │ │ │ - eoreq r5, pc, r0, lsl sp @ │ │ │ │ - eoreq r5, pc, r0, ror #25 │ │ │ │ - andeq r1, r0, r4, lsr #25 │ │ │ │ - mlaeq pc, r8, ip, r5 @ │ │ │ │ - eoreq r5, pc, r0, ror #24 │ │ │ │ - andseq sp, r7, ip, lsr r5 │ │ │ │ - eoreq r5, pc, r4, lsr #24 │ │ │ │ - andseq ip, r7, r4, lsr #14 │ │ │ │ - strdeq r5, [pc], -r8 @ │ │ │ │ - strdeq r5, [pc], -ip @ │ │ │ │ - strhteq r5, [pc], -r8 │ │ │ │ - eoreq r5, pc, ip, ror sl @ │ │ │ │ - andeq r1, r0, r0, lsl r8 │ │ │ │ - eoreq r5, pc, r8, lsl sl @ │ │ │ │ - andeq r1, r0, r8, asr #24 │ │ │ │ - strdeq r5, [pc], -r0 @ │ │ │ │ - ldrdeq r5, [pc], -r4 @ │ │ │ │ - eoreq r5, pc, r0, lsr #19 │ │ │ │ - eoreq r5, pc, r8, lsl #19 │ │ │ │ - eoreq r5, pc, r8, lsr r9 @ │ │ │ │ - andeq r1, r0, r8, ror #23 │ │ │ │ - andeq r1, r0, r0, ror r5 │ │ │ │ - eoreq r5, pc, r4, asr #15 │ │ │ │ - eoreq r5, pc, r8, ror #13 │ │ │ │ - @ instruction: 0xff0000f8 │ │ │ │ - mlaeq pc, ip, r3, r5 @ │ │ │ │ - andeq r1, r0, r0, asr #14 │ │ │ │ - eoreq r5, pc, r8, asr #6 │ │ │ │ - andeq r1, r0, ip, ror ip │ │ │ │ - mlaeq pc, r4, r2, r5 @ │ │ │ │ - @ instruction: 0x000017b4 │ │ │ │ - eoreq r5, pc, r4, lsr #3 │ │ │ │ - andeq r1, r0, r0, asr fp │ │ │ │ - ldmdapl r9, {r9, fp, ip, lr}^ │ │ │ │ + b 5702c │ │ │ │ ldr r3, [r6, #296] @ 0x128 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 54b54 │ │ │ │ + bne 56a10 │ │ │ │ mov r0, r9 │ │ │ │ - bl 51760 │ │ │ │ + bl 533cc │ │ │ │ cmp r0, #1 │ │ │ │ - bne 54b54 │ │ │ │ + bne 56a10 │ │ │ │ ldr r0, [r6, #404] @ 0x194 │ │ │ │ add r3, sp, #76 @ 0x4c │ │ │ │ add r2, sp, #84 @ 0x54 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ - bl ca6f8 │ │ │ │ + bl d1e94 │ │ │ │ ldr r3, [r6, #400] @ 0x190 │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ - cmp r3, #0 │ │ │ │ - ldrne r3, [sp, #76] @ 0x4c │ │ │ │ ldr r1, [r4, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ - addne r3, r3, #7 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ + ldrne r3, [sp, #76] @ 0x4c │ │ │ │ ldrbeq r3, [r4, #12] │ │ │ │ - bicne r3, r3, #7 │ │ │ │ asr r2, r1, r2 │ │ │ │ + ldr r7, [sp, #148] @ 0x94 │ │ │ │ + addne r3, r3, #7 │ │ │ │ + bicne r3, r3, #7 │ │ │ │ + ldr r6, [r4, #40] @ 0x28 │ │ │ │ mul r1, r1, r3 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mul r3, r3, r2 │ │ │ │ + ldr r2, [r4, #60] @ 0x3c │ │ │ │ cmp r1, #0 │ │ │ │ add r0, r1, #7 │ │ │ │ movge r0, r1 │ │ │ │ cmp r3, #0 │ │ │ │ + asr r1, r0, #3 │ │ │ │ + str r1, [sp, #52] @ 0x34 │ │ │ │ add r1, r3, #7 │ │ │ │ - ldr r7, [sp, #148] @ 0x94 │ │ │ │ movge r1, r3 │ │ │ │ - ldr r6, [r4, #60] @ 0x3c │ │ │ │ asr r3, r1, #3 │ │ │ │ - asr r2, r0, #3 │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - cmp r7, r6 │ │ │ │ - ldr r3, [sp, #132] @ 0x84 │ │ │ │ + cmp r7, r2 │ │ │ │ ldr r1, [r4, #44] @ 0x2c │ │ │ │ - ldr fp, [r4, #40] @ 0x28 │ │ │ │ - str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #32] │ │ │ │ - beq 55b1c │ │ │ │ - cmp fp, #0 │ │ │ │ - movgt r2, #0 │ │ │ │ - ldrgt r3, [sp, #32] │ │ │ │ - strgt r2, [sp, #40] @ 0x28 │ │ │ │ - ble 55860 │ │ │ │ + ldr r3, [sp, #132] @ 0x84 │ │ │ │ + str r3, [sp, #28] │ │ │ │ + beq 579f8 │ │ │ │ + cmp r6, #0 │ │ │ │ + ble 575ec │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + mov r0, #0 │ │ │ │ + str sl, [sp, #40] @ 0x28 │ │ │ │ + mov sl, r2 │ │ │ │ + str r0, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 22d0c │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ + bl 22c68 │ │ │ │ + ldr r2, [sp, #36] @ 0x24 │ │ │ │ + add r3, r0, r7 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r2, r2, #1 │ │ │ │ - cmp fp, r2 │ │ │ │ - add r1, r1, r6 │ │ │ │ - str r2, [sp, #40] @ 0x28 │ │ │ │ - add r3, r0, r7 │ │ │ │ - bne 55830 │ │ │ │ + cmp r6, r2 │ │ │ │ + add r1, r1, sl │ │ │ │ + str r2, [sp, #36] @ 0x24 │ │ │ │ + bne 575b8 │ │ │ │ + ldr sl, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ - ldr fp, [sp, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ + ldr r3, [sp, #136] @ 0x88 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bne 55c4c │ │ │ │ - ldr r3, [pc, #-308] @ 5574c │ │ │ │ + bne 57b2c │ │ │ │ + ldr r3, [pc, #616] @ 57878 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #388] @ 0x184 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 55b48 │ │ │ │ + bne 57a28 │ │ │ │ mov r4, r9 │ │ │ │ - b 54b54 │ │ │ │ - ldr r3, [fp, #388] @ 0x184 │ │ │ │ - movw r0, #35052 @ 0x88ec │ │ │ │ - cmp r3, #0 │ │ │ │ - ldrne r2, [fp, #392] @ 0x188 │ │ │ │ - strne r2, [sp, #28] │ │ │ │ - ldrne r8, [fp, #384] @ 0x180 │ │ │ │ + b 56a10 │ │ │ │ + ldr r2, [r3, #388] @ 0x184 │ │ │ │ + cmp r2, #0 │ │ │ │ + ldr r2, [r4, #120] @ 0x78 │ │ │ │ + ldrne sl, [r3, #384] @ 0x180 │ │ │ │ + ldrne fp, [r3, #392] @ 0x188 │ │ │ │ cmp r6, #0 │ │ │ │ - ldrlt r2, [r4, #40] @ 0x28 │ │ │ │ - ldr r3, [r4, #120] @ 0x78 │ │ │ │ - sublt r2, r2, #1 │ │ │ │ - mlalt r3, r6, r2, r3 │ │ │ │ - ldr r2, [pc, #-376] @ 55750 │ │ │ │ - ldr fp, [pc, #-376] @ 55754 │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ + bge 57658 │ │ │ │ + ldr r3, [r4, #40] @ 0x28 │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + mla r3, r6, r3, r2 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r3, [pc, #516] @ 57864 │ │ │ │ + movw r0, #35052 @ 0x88ec │ │ │ │ + ldr r3, [r5, r3] │ │ │ │ + ldr r2, [r3] │ │ │ │ + ldr r3, [pc, #524] @ 5787c │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r3, #288] @ 0x120 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - ldr r2, [r5, r2] │ │ │ │ - add fp, pc, fp │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldr r1, [fp, #288] @ 0x120 │ │ │ │ blx r2 │ │ │ │ - ldr r2, [pc, #-400] @ 55758 │ │ │ │ + ldr r1, [pc, #484] @ 57868 │ │ │ │ movw r0, #35052 @ 0x88ec │ │ │ │ - ldr r2, [r5, r2] │ │ │ │ - ldr r2, [r2] │ │ │ │ - blx r2 │ │ │ │ - mov r2, #0 │ │ │ │ - str r2, [fp, #296] @ 0x128 │ │ │ │ - ldr r2, [r4] │ │ │ │ - ands r2, r2, #128 @ 0x80 │ │ │ │ - ldrne r3, [sp, #44] @ 0x2c │ │ │ │ - ldrne r2, [sp, #32] │ │ │ │ - moveq r7, r2 │ │ │ │ - moveq r9, r7 │ │ │ │ - streq r7, [sp, #32] │ │ │ │ - subne r7, r7, r3 │ │ │ │ - subne r9, r9, r3 │ │ │ │ - subne r3, r2, r3 │ │ │ │ - strne r3, [sp, #32] │ │ │ │ - b 54bc0 │ │ │ │ - ldr fp, [sp, #28] │ │ │ │ - ldr r1, [r8, #280] @ 0x118 │ │ │ │ - and r3, fp, #31 │ │ │ │ - lsl r3, r3, #4 │ │ │ │ - vmov s17, r3 │ │ │ │ - sbfx r3, fp, #5, #16 │ │ │ │ + ldr r1, [r5, r1] │ │ │ │ + ldr r1, [r1] │ │ │ │ + blx r1 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + mov r1, #0 │ │ │ │ + str r1, [r3, #296] @ 0x128 │ │ │ │ + ldr r3, [r4] │ │ │ │ + ands r3, r3, #128 @ 0x80 │ │ │ │ + beq 57998 │ │ │ │ + ldr r2, [sp, #28] │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + sub r7, r7, r3 │ │ │ │ + sub r9, r9, r3 │ │ │ │ + sub r3, r2, r3 │ │ │ │ + str r3, [sp, #28] │ │ │ │ + b 56a84 │ │ │ │ + ldr r3, [pc, #408] @ 57864 │ │ │ │ + movw r0, #35052 @ 0x88ec │ │ │ │ + ldr r3, [r5, r3] │ │ │ │ + ldr r3, [r3] │ │ │ │ + blx r3 │ │ │ │ + b 56b00 │ │ │ │ + ldr r8, [sp, #32] │ │ │ │ + ldr r1, [r9, #280] @ 0x118 │ │ │ │ + sbfx r3, r8, #5, #16 │ │ │ │ lsl r7, r3, #4 │ │ │ │ + and r3, r8, #31 │ │ │ │ + lsl r3, r3, #4 │ │ │ │ + vmov s16, r3 │ │ │ │ blx r2 │ │ │ │ vmov s15, r7 │ │ │ │ - add r3, fp, #1 │ │ │ │ - mov fp, #512 @ 0x200 │ │ │ │ - vcvt.f32.s32 s4, s17 │ │ │ │ + add r3, r8, #1 │ │ │ │ + mov r8, #512 @ 0x200 │ │ │ │ + mov r7, r8 │ │ │ │ + str r3, [sp, #32] │ │ │ │ + vcvt.f32.s32 s4, s16 │ │ │ │ vcvt.f32.s32 s5, s15 │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [sp, #28] │ │ │ │ - b 552cc │ │ │ │ - ldr r3, [pc, #-532] @ 55760 │ │ │ │ + b 571a4 │ │ │ │ + ldr r3, [pc, #352] @ 57884 │ │ │ │ ldr r0, [r7, #164] @ 0xa4 │ │ │ │ - ldr r9, [r5, r3] │ │ │ │ - b 55208 │ │ │ │ - ldr r3, [pc, #-552] @ 5575c │ │ │ │ - ldr fp, [sp, #32] │ │ │ │ + ldr r3, [r5, r3] │ │ │ │ + str r3, [sp, #28] │ │ │ │ + b 570dc │ │ │ │ + ldr r3, [pc, #328] @ 57880 │ │ │ │ + ldr r8, [sp, #36] @ 0x24 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r3, #284] @ 0x11c │ │ │ │ - and r3, fp, #15 │ │ │ │ - lsl r3, r3, #5 │ │ │ │ - vmov s17, r3 │ │ │ │ - sbfx r3, fp, #4, #16 │ │ │ │ + sbfx r3, r8, #4, #16 │ │ │ │ lsl r7, r3, #5 │ │ │ │ + and r3, r8, #15 │ │ │ │ + lsl r3, r3, #5 │ │ │ │ + vmov s16, r3 │ │ │ │ blx r2 │ │ │ │ vmov s15, r7 │ │ │ │ - add r3, fp, #1 │ │ │ │ - mov fp, #512 @ 0x200 │ │ │ │ - vcvt.f32.s32 s4, s17 │ │ │ │ + add r3, r8, #1 │ │ │ │ + mov r8, #512 @ 0x200 │ │ │ │ + mov r7, r8 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + vcvt.f32.s32 s4, s16 │ │ │ │ vcvt.f32.s32 s5, s15 │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [sp, #32] │ │ │ │ - b 552cc │ │ │ │ - ldr r3, [pc, #-612] @ 55768 │ │ │ │ + b 571a4 │ │ │ │ + eorseq r7, r0, r8, lsr #22 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + mulseq ip, ip, r6 │ │ │ │ + eorseq r7, r0, r8, lsl fp │ │ │ │ + eorseq r4, r1, r4, lsr r4 │ │ │ │ + ldrsbteq r7, [r0], -r4 │ │ │ │ + ldrsbteq r4, [r1], -r8 │ │ │ │ + ldrhteq r4, [r1], -r8 │ │ │ │ + eorseq r4, r1, r8, ror r3 │ │ │ │ + eorseq r4, r1, r8, asr #6 │ │ │ │ + eorseq r4, r1, r8, lsl r3 │ │ │ │ + ldrshteq r4, [r1], -ip │ │ │ │ + mlaseq r0, r8, r9, r7 │ │ │ │ + mlaseq r1, r4, r2, r4 │ │ │ │ + eorseq r9, r0, r8, asr #28 │ │ │ │ + eorseq r4, r1, ip, asr r2 │ │ │ │ + eorseq r4, r1, ip, ror #3 │ │ │ │ + strdeq r1, [r0], -r4 │ │ │ │ + eorseq r4, r1, r8, ror r1 │ │ │ │ + eorseq r4, r1, r0, asr #2 │ │ │ │ + andeq r1, r0, r8, lsr #22 │ │ │ │ + ldrshteq r4, [r1], -r8 │ │ │ │ + eorseq r4, r1, r4, ror #1 │ │ │ │ + ldrhteq r4, [r1], -ip │ │ │ │ + eorseq r4, r1, r0, rrx │ │ │ │ + ldrsbteq r3, [r1], -r8 │ │ │ │ + andeq r1, r0, r0, lsl #26 │ │ │ │ + andeq r1, r0, r0, lsl #17 │ │ │ │ + eorseq r3, r1, r4, asr pc │ │ │ │ + eoreq r4, pc, ip, ror #29 │ │ │ │ + ldrsbeq r3, [r8], -r0 │ │ │ │ + strhteq r4, [pc], -r4 │ │ │ │ + ldrshteq r3, [r1], -r4 │ │ │ │ + andseq sp, r8, r8, lsr sl │ │ │ │ + eorseq r3, r1, r0, lsr #29 │ │ │ │ + eoreq r4, pc, r8, lsr lr @ │ │ │ │ + andseq r3, r8, ip, lsl r0 │ │ │ │ + eoreq r4, pc, r0, lsl #28 │ │ │ │ + eorseq r3, r1, r0, asr #28 │ │ │ │ + eorseq r3, r1, r4, lsl lr │ │ │ │ + muleq r0, r0, ip │ │ │ │ + eorseq r3, r1, r8, asr #27 │ │ │ │ + eorseq r3, r1, r0, lsl #27 │ │ │ │ + @ instruction: 0x0018d8b8 │ │ │ │ + eorseq r3, r1, r0, asr sp │ │ │ │ + mulseq r8, r4, sl │ │ │ │ + eorseq r3, r1, r4, lsr #26 │ │ │ │ + eorseq r3, r1, ip, lsl sp │ │ │ │ + eorseq r3, r1, r8, ror #23 │ │ │ │ + mlaseq r1, r4, fp, r3 │ │ │ │ + strdeq r1, [r0], -ip │ │ │ │ + eorseq r3, r1, r4, asr #22 │ │ │ │ + andeq r1, r0, r4, lsr ip │ │ │ │ + eorseq r3, r1, r8, lsl fp │ │ │ │ + ldrshteq r3, [r1], -r8 │ │ │ │ + eorseq r3, r1, ip, asr #21 │ │ │ │ + ldrhteq r3, [r1], -r4 │ │ │ │ + eorseq r3, r1, r8, asr sl │ │ │ │ + ldrdeq r1, [r0], -r4 │ │ │ │ + andeq r1, r0, ip, lsr #14 │ │ │ │ + andeq r1, r0, r8, ror #24 │ │ │ │ + andeq r1, r0, ip, asr r5 │ │ │ │ + eorseq r3, r1, r0, asr r8 │ │ │ │ + eorseq r3, r1, r4, ror r7 │ │ │ │ + eorseq r3, r1, ip, lsl #12 │ │ │ │ + eorseq r3, r1, ip, lsr #11 │ │ │ │ + eorseq r3, r1, r0, ror #9 │ │ │ │ + andeq r1, r0, r0, lsr #15 │ │ │ │ + ldrhteq r3, [r1], -ip │ │ │ │ + andeq r1, r0, ip, lsr fp │ │ │ │ + ldr r3, [pc, #-12] @ 5788c │ │ │ │ add r1, r7, #280 @ 0x118 │ │ │ │ - ldr r3, [r5, r3] │ │ │ │ mov r0, #2 │ │ │ │ + mov sl, #512 @ 0x200 │ │ │ │ + ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ blx r3 │ │ │ │ - ldr r3, [pc, #-644] @ 55760 │ │ │ │ + ldr r3, [pc, #-48] @ 57884 │ │ │ │ ldr r1, [r7, #280] @ 0x118 │ │ │ │ - ldr r9, [r5, r3] │ │ │ │ ldr r0, [r7, #468] @ 0x1d4 │ │ │ │ - ldr r3, [r9] │ │ │ │ + ldr fp, [r5, r3] │ │ │ │ + ldr r3, [fp] │ │ │ │ + str fp, [sp, #28] │ │ │ │ blx r3 │ │ │ │ - mov fp, #512 @ 0x200 │ │ │ │ movw r2, #6406 @ 0x1906 │ │ │ │ + movw r3, #5121 @ 0x1401 │ │ │ │ + str r9, [sp] │ │ │ │ mov r1, r2 │ │ │ │ str r8, [sp, #12] │ │ │ │ - str fp, [sp, #8] │ │ │ │ - strd sl, [sp] │ │ │ │ - movw r3, #5121 @ 0x1401 │ │ │ │ ldr r0, [r7, #468] @ 0x1d4 │ │ │ │ - bl 4dd3c │ │ │ │ - ldr r3, [r9] │ │ │ │ + str sl, [sp, #4] │ │ │ │ + str sl, [sp, #8] │ │ │ │ + bl 4f6e4 │ │ │ │ + ldr r3, [fp] │ │ │ │ ldr r1, [r7, #284] @ 0x11c │ │ │ │ ldr r0, [r7, #468] @ 0x1d4 │ │ │ │ blx r3 │ │ │ │ movw r2, #6406 @ 0x1906 │ │ │ │ - str r8, [sp, #12] │ │ │ │ movw r3, #5121 @ 0x1401 │ │ │ │ + str r8, [sp, #12] │ │ │ │ ldr r0, [r7, #468] @ 0x1d4 │ │ │ │ mov r1, r2 │ │ │ │ - str fp, [sp, #8] │ │ │ │ - strd sl, [sp] │ │ │ │ - bl 4dd3c │ │ │ │ - b 54ce8 │ │ │ │ + stm sp, {r9, sl} │ │ │ │ + str sl, [sp, #8] │ │ │ │ + bl 4f6e4 │ │ │ │ + b 56bac │ │ │ │ mov r3, #0 │ │ │ │ - mov r2, r3 │ │ │ │ mov r0, r5 │ │ │ │ + mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp] │ │ │ │ - bl 4d86c │ │ │ │ + bl 4f1f4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 54a5c │ │ │ │ - b 54968 │ │ │ │ - ldr r2, [pc, #-788] @ 55764 │ │ │ │ + beq 56910 │ │ │ │ + b 567f4 │ │ │ │ + ldr r2, [pc, #-196] @ 57888 │ │ │ │ + sbfx r5, fp, #4, #16 │ │ │ │ + and r7, fp, #15 │ │ │ │ + lsl r7, r7, #5 │ │ │ │ + add fp, fp, #1 │ │ │ │ + lsl r5, r5, #5 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r2, #284] @ 0x11c │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - and r7, r2, #15 │ │ │ │ - sbfx r5, r2, #4, #16 │ │ │ │ blx r3 │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - lsl r7, r7, #5 │ │ │ │ - add r3, r2, #1 │ │ │ │ - lsl r5, r5, #5 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - b 55094 │ │ │ │ + b 56f64 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 25460 │ │ │ │ - ldr r3, [pc, #-848] @ 55768 │ │ │ │ - str r0, [r6, #172] @ 0xac │ │ │ │ - ldr r3, [r5, r3] │ │ │ │ + bl 2538c │ │ │ │ + ldr r3, [pc, #-244] @ 5788c │ │ │ │ mov r1, r0 │ │ │ │ - ldr r3, [r3] │ │ │ │ mov r0, r7 │ │ │ │ + str r1, [r6, #172] @ 0xac │ │ │ │ + ldr r3, [r5, r3] │ │ │ │ + ldr r3, [r3] │ │ │ │ blx r3 │ │ │ │ - b 54fe8 │ │ │ │ - mov fp, #32 │ │ │ │ - b 5528c │ │ │ │ - bl 51430 │ │ │ │ - b 54f90 │ │ │ │ + b 56eb8 │ │ │ │ + mov r7, r3 │ │ │ │ + mov r9, r3 │ │ │ │ + str r3, [sp, #28] │ │ │ │ + b 56a84 │ │ │ │ + mov r8, #32 │ │ │ │ + b 57160 │ │ │ │ + bl 5305c │ │ │ │ + b 56e60 │ │ │ │ sub r3, r2, #5 │ │ │ │ cmp r3, #2 │ │ │ │ - bhi 555a0 │ │ │ │ + bhi 572f8 │ │ │ │ mvn r3, #163 @ 0xa3 │ │ │ │ asr r3, r3, r2 │ │ │ │ tst r3, #1 │ │ │ │ - beq 54a20 │ │ │ │ - ldr r3, [pc, #-920] @ 5576c │ │ │ │ + beq 568cc │ │ │ │ bic r2, r5, #255 @ 0xff │ │ │ │ + mov r3, #23040 @ 0x5a00 │ │ │ │ + movt r3, #22617 @ 0x5859 │ │ │ │ cmp r2, r3 │ │ │ │ - bne 54a20 │ │ │ │ - b 54968 │ │ │ │ + bne 568cc │ │ │ │ + b 567f4 │ │ │ │ mov r7, #32 │ │ │ │ - b 5515c │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ + b 5702c │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ cmp r7, #0 │ │ │ │ - sublt r0, fp, #1 │ │ │ │ - mullt r0, r0, r7 │ │ │ │ - ldrlt r3, [sp, #32] │ │ │ │ - rsblt r6, r7, #0 │ │ │ │ - addlt r1, r1, r0 │ │ │ │ - mul r2, r6, fp │ │ │ │ - ldrge r0, [sp, #32] │ │ │ │ - addlt r0, r3, r0 │ │ │ │ - bl 22d0c │ │ │ │ - b 55860 │ │ │ │ - ldr r1, [r4, #40] @ 0x28 │ │ │ │ + ldrge r0, [sp, #28] │ │ │ │ + bge 57a1c │ │ │ │ + sub r0, r6, #1 │ │ │ │ + rsb r2, r7, #0 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + mul r0, r0, r7 │ │ │ │ + add r1, r1, r0 │ │ │ │ + add r0, r3, r0 │ │ │ │ + mul r2, r2, r6 │ │ │ │ + bl 22c68 │ │ │ │ + b 575ec │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ + ldr r1, [r4, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ sub r2, r7, r0 │ │ │ │ cmp r1, #0 │ │ │ │ - str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ + str r2, [sp, #52] @ 0x34 │ │ │ │ sub r2, r3, r1 │ │ │ │ - ble 55bc0 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - str sl, [sp, #56] @ 0x38 │ │ │ │ - str r8, [sp, #60] @ 0x3c │ │ │ │ - add r3, r3, r0 │ │ │ │ + ble 57aa0 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ mov r6, r1 │ │ │ │ + str r8, [sp, #56] @ 0x38 │ │ │ │ mov r8, r1 │ │ │ │ + str sl, [sp, #60] @ 0x3c │ │ │ │ mov sl, r2 │ │ │ │ - mov r0, r3 │ │ │ │ + add r3, r3, r0 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ + mov r0, r3 │ │ │ │ mov r1, #0 │ │ │ │ - bl 24368 │ │ │ │ + bl 242a0 │ │ │ │ subs r6, r6, #1 │ │ │ │ add r3, r0, r7 │ │ │ │ - bne 55b88 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ + bne 57a68 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ mov r1, r8 │ │ │ │ - mla r3, r1, r7, r3 │ │ │ │ mov r2, sl │ │ │ │ - ldr r8, [sp, #60] @ 0x3c │ │ │ │ - ldr sl, [sp, #56] @ 0x38 │ │ │ │ - str r3, [sp, #32] │ │ │ │ + ldr r8, [sp, #56] @ 0x38 │ │ │ │ + ldr sl, [sp, #60] @ 0x3c │ │ │ │ + mla r3, r1, r7, r3 │ │ │ │ + str r3, [sp, #28] │ │ │ │ cmp r2, #0 │ │ │ │ - ble 55bd8 │ │ │ │ + ble 57ab8 │ │ │ │ + ldr r0, [sp, #28] │ │ │ │ mul r2, r2, r7 │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ mov r1, #0 │ │ │ │ - bl 24368 │ │ │ │ + bl 242a0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 5588c │ │ │ │ + beq 5761c │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ - ldr r1, [sp, #84] @ 0x54 │ │ │ │ + mov r6, #128 @ 0x80 │ │ │ │ + ldr r0, [sp, #36] @ 0x24 │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ + ldr r1, [sp, #84] @ 0x54 │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + ldr r7, [sp, #140] @ 0x8c │ │ │ │ asr r3, r3, r1 │ │ │ │ asr r1, ip, r1 │ │ │ │ - mov r6, #128 @ 0x80 │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - mov r0, fp │ │ │ │ - str r1, [sp] │ │ │ │ + ldr ip, [sp, #156] @ 0x9c │ │ │ │ + stm sp, {r1, r6} │ │ │ │ + ldr r1, [sp, #32] │ │ │ │ + str ip, [sp, #28] │ │ │ │ + bl 54218 │ │ │ │ + ldr ip, [r4, #40] @ 0x28 │ │ │ │ + mov r0, r7 │ │ │ │ str r6, [sp, #4] │ │ │ │ - ldr r1, [sp, #36] @ 0x24 │ │ │ │ - ldr r7, [sp, #140] @ 0x8c │ │ │ │ - ldr fp, [sp, #156] @ 0x9c │ │ │ │ - bl 5255c │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ - ldr ip, [r4, #40] @ 0x28 │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ + ldr r2, [sp, #28] │ │ │ │ + ldr r1, [sp, #32] │ │ │ │ asr lr, lr, r3 │ │ │ │ - ldr r1, [sp, #36] @ 0x24 │ │ │ │ asr r3, ip, r3 │ │ │ │ - mov r2, fp │ │ │ │ - mov r0, r7 │ │ │ │ - str r6, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 5255c │ │ │ │ - b 5588c │ │ │ │ - ldr r6, [r4, #64] @ 0x40 │ │ │ │ + bl 54218 │ │ │ │ + b 5761c │ │ │ │ ldr r1, [r4, #40] @ 0x28 │ │ │ │ + ldr r6, [r4, #64] @ 0x40 │ │ │ │ cmp r6, r3 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ asr r3, r1, r3 │ │ │ │ ldr r1, [r4, #48] @ 0x30 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bne 55ce8 │ │ │ │ + bne 57c44 │ │ │ │ cmp r6, #0 │ │ │ │ - sublt r0, r3, #1 │ │ │ │ - mullt r0, r0, r6 │ │ │ │ + ldrge r0, [sp, #36] @ 0x24 │ │ │ │ + bge 57b70 │ │ │ │ + sub r0, r3, #1 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + mul r0, r0, r6 │ │ │ │ + rsb r6, r6, #0 │ │ │ │ + add r1, r1, r0 │ │ │ │ + add r0, r3, r0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ - rsblt r6, r6, #0 │ │ │ │ - addlt r1, r1, r0 │ │ │ │ mul r2, r6, r3 │ │ │ │ - addlt r0, fp, r0 │ │ │ │ - movge r0, fp │ │ │ │ - bl 22d0c │ │ │ │ - ldr r1, [sp, #84] @ 0x54 │ │ │ │ + bl 22c68 │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ - ldr r3, [sp, #156] @ 0x9c │ │ │ │ + ldr r1, [sp, #84] @ 0x54 │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ - asr r0, r0, r1 │ │ │ │ - cmp r3, r2 │ │ │ │ ldr r6, [sp, #140] @ 0x8c │ │ │ │ + asr r0, r0, r1 │ │ │ │ + ldr r3, [sp, #156] @ 0x9c │ │ │ │ ldr r1, [r4, #52] @ 0x34 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ - bne 55d38 │ │ │ │ + cmp r3, r2 │ │ │ │ + bne 57bd4 │ │ │ │ cmp r2, #0 │ │ │ │ - sublt r3, r0, #1 │ │ │ │ - mullt r3, r3, r2 │ │ │ │ - rsblt r2, r2, #0 │ │ │ │ - addlt r6, r6, r3 │ │ │ │ - addlt r1, r1, r3 │ │ │ │ + bge 57bc0 │ │ │ │ + sub r3, r0, #1 │ │ │ │ + mul r3, r3, r2 │ │ │ │ + rsb r2, r2, #0 │ │ │ │ + add r1, r1, r3 │ │ │ │ + add r6, r6, r3 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r0, r6 │ │ │ │ mul r2, r2, r3 │ │ │ │ - bl 22d0c │ │ │ │ - b 55878 │ │ │ │ - mov r2, #0 │ │ │ │ - mov r3, fp │ │ │ │ - str r2, [sp, #40] @ 0x28 │ │ │ │ - b 55d24 │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ - mov r0, r3 │ │ │ │ - str r1, [sp, #60] @ 0x3c │ │ │ │ - bl 22d0c │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - ldr r1, [sp, #60] @ 0x3c │ │ │ │ - add r1, r1, r6 │ │ │ │ - add r3, r0, r2 │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [sp, #40] @ 0x28 │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - ldr r0, [sp, #40] @ 0x28 │ │ │ │ - cmp r2, r0 │ │ │ │ - bgt 55cf8 │ │ │ │ - b 55c94 │ │ │ │ + bl 22c68 │ │ │ │ + b 57608 │ │ │ │ mov r0, #0 │ │ │ │ - str r8, [sp, #60] @ 0x3c │ │ │ │ + str r0, [sp, #40] @ 0x28 │ │ │ │ + str sl, [sp, #60] @ 0x3c │ │ │ │ + mov sl, r3 │ │ │ │ str r9, [sp, #64] @ 0x40 │ │ │ │ - mov r8, sl │ │ │ │ mov r9, r5 │ │ │ │ - mov sl, r3 │ │ │ │ mov r5, r4 │ │ │ │ - str r0, [sp, #40] @ 0x28 │ │ │ │ mov r4, r2 │ │ │ │ - b 55d88 │ │ │ │ + b 57c20 │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ mov r0, r6 │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ + add r6, r6, sl │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ - bl 22d0c │ │ │ │ + bl 22c68 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ add r3, r3, #1 │ │ │ │ add r1, r1, r4 │ │ │ │ - add r6, r6, sl │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ cmp r3, r2 │ │ │ │ - bgt 55d60 │ │ │ │ - mov sl, r8 │ │ │ │ + bgt 57bf8 │ │ │ │ + ldr sl, [sp, #60] @ 0x3c │ │ │ │ mov r4, r5 │ │ │ │ - ldr r8, [sp, #60] @ 0x3c │ │ │ │ mov r5, r9 │ │ │ │ ldr r9, [sp, #64] @ 0x40 │ │ │ │ - b 55878 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ + b 57608 │ │ │ │ + mov r2, #0 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ + b 57c80 │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ + mov r0, r3 │ │ │ │ + str r1, [sp, #60] @ 0x3c │ │ │ │ + bl 22c68 │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + ldr r1, [sp, #60] @ 0x3c │ │ │ │ + add r3, r0, r2 │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + add r1, r1, r6 │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ + ldr r0, [sp, #40] @ 0x28 │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + cmp r2, r0 │ │ │ │ + bgt 57c54 │ │ │ │ + b 57b7c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ vpush {d8-d11} │ │ │ │ sub ip, sp, ip │ │ │ │ - str r0, [ip, #4032] @ 0xfc0 │ │ │ │ + str r0, [ip, #4040] @ 0xfc8 │ │ │ │ vmov.f32 s20, #112 @ 0x3f800000 1.0 │ │ │ │ + sub sp, sp, #8 │ │ │ │ vcmp.f32 s0, s20 │ │ │ │ - sub sp, sp, #12 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq 55e78 │ │ │ │ + beq 57d70 │ │ │ │ cmp r1, #0 │ │ │ │ vdiv.f32 s16, s20, s0 │ │ │ │ - ble 55e6c │ │ │ │ + ble 57d58 │ │ │ │ vmov s15, r1 │ │ │ │ - vcvt.f64.f32 d8, s16 │ │ │ │ - vldr s22, [pc, #196] @ 55eb8 │ │ │ │ - vcvt.f64.s32 d9, s15 │ │ │ │ - vmov.f64 d7, #112 @ 0x3f800000 1.0 │ │ │ │ - vldr s21, [pc, #188] @ 55ebc │ │ │ │ sub r4, r0, #1 │ │ │ │ - add r6, r4, r1 │ │ │ │ - vsub.f64 d9, d9, d7 │ │ │ │ rsb r5, r0, #1 │ │ │ │ + vldr s22, [pc, #184] @ 57d9c │ │ │ │ + add r6, r4, r1 │ │ │ │ + vmov.f64 d16, #112 @ 0x3f800000 1.0 │ │ │ │ + vcvt.f64.f32 d8, s16 │ │ │ │ + vldr s21, [pc, #172] @ 57da0 │ │ │ │ + vcvt.f64.s32 d9, s15 │ │ │ │ + vsub.f64 d9, d9, d16 │ │ │ │ add r3, r5, r4 │ │ │ │ - vmov s14, r3 │ │ │ │ vmov.f64 d1, d8 │ │ │ │ - vcvt.f32.s32 s14, s14 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - vdiv.f64 d0, d7, d9 │ │ │ │ + vmov s15, r3 │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ + vdiv.f64 d0, d16, d9 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ vcvt.f64.f32 d0, s0 │ │ │ │ - bl 24b0c │ │ │ │ - mov r3, #255 @ 0xff │ │ │ │ + bl 24a38 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ + mov r3, #255 @ 0xff │ │ │ │ vcmpe.f32 s0, s20 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bgt 55e60 │ │ │ │ + bgt 57d4c │ │ │ │ vcmpe.f32 s0, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vmovmi.f32 s0, s22 │ │ │ │ vmul.f32 s0, s0, s21 │ │ │ │ vcvt.u32.f32 s15, s0 │ │ │ │ vstr s15, [sp, #4] │ │ │ │ ldrb r3, [sp, #4] │ │ │ │ strb r3, [r4, #1]! │ │ │ │ - cmp r4, r6 │ │ │ │ - bne 55e0c │ │ │ │ - add sp, sp, #12 │ │ │ │ - vpop {d8-d11} │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ - cmp r1, #0 │ │ │ │ - ble 55e6c │ │ │ │ - sub r4, r0, #1 │ │ │ │ - sub r7, r1, #1 │ │ │ │ - add r6, r4, r1 │ │ │ │ - mov r5, #0 │ │ │ │ - mov r0, r5 │ │ │ │ - mov r1, r7 │ │ │ │ - blx 1c6508 │ │ │ │ - add r5, r5, #255 @ 0xff │ │ │ │ - strb r0, [r4, #1]! │ │ │ │ cmp r6, r4 │ │ │ │ - bne 55e90 │ │ │ │ - add sp, sp, #12 │ │ │ │ + bne 57cf8 │ │ │ │ + add sp, sp, #8 │ │ │ │ vpop {d8-d11} │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + cmp r1, #0 │ │ │ │ + ble 57d58 │ │ │ │ + sub ip, r1, #1 │ │ │ │ + mov r2, #0 │ │ │ │ + add r1, r0, r1 │ │ │ │ + udiv r3, r2, ip │ │ │ │ + add r2, r2, #255 @ 0xff │ │ │ │ + strb r3, [r0], #1 │ │ │ │ + cmp r1, r0 │ │ │ │ + bne 57d84 │ │ │ │ + b 57d58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmnmi pc, #0 │ │ │ │ - push {r4, r5, lr} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ + strd r4, [sp, #-12]! │ │ │ │ + str lr, [sp, #8] │ │ │ │ vpush {d8-d9} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [r0, #36] @ 0x24 │ │ │ │ sub sp, sp, #20 │ │ │ │ - cmp r2, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r4, r1 │ │ │ │ - blt 5608c │ │ │ │ + cmp r2, #0 │ │ │ │ + blt 57f7c │ │ │ │ mov r3, #1 │ │ │ │ lsl r3, r3, r2 │ │ │ │ vmov s16, r3 │ │ │ │ vcvt.f64.s32 d8, s16 │ │ │ │ vldr s0, [r5, #16] │ │ │ │ - vldr s18, [r5, #20] │ │ │ │ mov r1, sp │ │ │ │ + add r0, sp, #8 │ │ │ │ + vcvt.f32.f64 s16, d8 │ │ │ │ + vldr s18, [r5, #20] │ │ │ │ vcvt.f64.f32 d0, s0 │ │ │ │ + bl 244f8 │ │ │ │ + vldr d16, [sp] │ │ │ │ vcvt.f64.f32 d9, s18 │ │ │ │ - add r0, sp, #8 │ │ │ │ - bl 245c0 │ │ │ │ - vldr d3, [sp, #8] │ │ │ │ + vldr d6, [sp, #8] │ │ │ │ ldm r5, {r1, r2} │ │ │ │ - vcvt.f32.f64 s16, d8 │ │ │ │ - vldr d7, [sp] │ │ │ │ + vmul.f64 d16, d16, d9 │ │ │ │ + vmul.f64 d9, d6, d9 │ │ │ │ cmp r1, #5 │ │ │ │ - vmul.f64 d7, d7, d9 │ │ │ │ - vmul.f64 d9, d3, d9 │ │ │ │ - vcvt.f32.f64 s7, d7 │ │ │ │ - vcvt.f32.f64 s6, d9 │ │ │ │ - bls 55f58 │ │ │ │ + vcvt.f32.f64 s13, d16 │ │ │ │ + vcvt.f32.f64 s12, d9 │ │ │ │ + bls 57e40 │ │ │ │ cmp r2, #2 │ │ │ │ - bls 56078 │ │ │ │ - ldr r2, [pc, #348] @ 560ac │ │ │ │ + bls 57f68 │ │ │ │ + ldr r2, [pc, #356] @ 57f9c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r2, #48 @ 0x30 │ │ │ │ - b 55f84 │ │ │ │ + b 57e6c │ │ │ │ cmp r2, #2 │ │ │ │ - bhi 56050 │ │ │ │ - ldr r3, [pc, #328] @ 560b0 │ │ │ │ + bhi 57f40 │ │ │ │ + ldr r3, [pc, #336] @ 57fa0 │ │ │ │ cmp r1, #5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r3, r2, lsl #4 │ │ │ │ - bne 56060 │ │ │ │ - ldr r2, [pc, #312] @ 560b4 │ │ │ │ + bne 57f50 │ │ │ │ + ldr r2, [pc, #320] @ 57fa4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r2, #228 @ 0xe4 │ │ │ │ add r2, r2, #264 @ 0x108 │ │ │ │ + vmov.f64 d19, #96 @ 0x3f000000 0.5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r4, #48 @ 0x30 │ │ │ │ - vmov.f64 d6, #96 @ 0x3f000000 0.5 │ │ │ │ - vldr s14, [r5, #8] │ │ │ │ + vldr s15, [r5, #8] │ │ │ │ add r3, r3, #12 │ │ │ │ + vmov.f64 d17, d19 │ │ │ │ add r1, r1, #16 │ │ │ │ cmp r1, r0 │ │ │ │ - vstr s14, [r1, #-4] │ │ │ │ + vstr s15, [r1, #-4] │ │ │ │ + vldr s14, [r3, #-12] │ │ │ │ vldr s10, [r2, #12] │ │ │ │ - vldr s15, [r3, #-12] │ │ │ │ vldr s11, [r5, #12] │ │ │ │ - vmul.f32 s15, s15, s10 │ │ │ │ - vmul.f32 s15, s15, s11 │ │ │ │ - vmul.f32 s9, s15, s16 │ │ │ │ - vstr s15, [r1, #-16] │ │ │ │ + vmul.f32 s14, s14, s10 │ │ │ │ + vmul.f32 s14, s14, s11 │ │ │ │ + vstr s14, [r1, #-16] │ │ │ │ + vmul.f32 s9, s14, s16 │ │ │ │ vldr s11, [r2] │ │ │ │ - vmla.f32 s14, s15, s11 │ │ │ │ - vstr s14, [r1, #-4] │ │ │ │ - vldr s15, [r3, #-4] │ │ │ │ + vmla.f32 s15, s14, s11 │ │ │ │ + vstr s15, [r1, #-4] │ │ │ │ vldr s11, [r3, #-8] │ │ │ │ - vmul.f32 s15, s6, s15 │ │ │ │ - vmla.f32 s15, s7, s11 │ │ │ │ - vmul.f32 s10, s15, s16 │ │ │ │ - vstr s15, [r1, #-12] │ │ │ │ + vldr s14, [r3, #-4] │ │ │ │ + vmul.f32 s14, s12, s14 │ │ │ │ + vmla.f32 s14, s13, s11 │ │ │ │ + vstr s14, [r1, #-12] │ │ │ │ + vmul.f32 s10, s14, s16 │ │ │ │ vldr s11, [r2, #4] │ │ │ │ - vmla.f32 s14, s15, s11 │ │ │ │ - vstr s14, [r1, #-4] │ │ │ │ - vldr s15, [r3, #-4] │ │ │ │ + vmla.f32 s15, s14, s11 │ │ │ │ + vstr s15, [r1, #-4] │ │ │ │ vldr s11, [r3, #-8] │ │ │ │ - vmul.f32 s15, s7, s15 │ │ │ │ - vmla.f32 s15, s6, s11 │ │ │ │ - vmul.f32 s11, s15, s16 │ │ │ │ - vstr s15, [r1, #-8] │ │ │ │ + vldr s14, [r3, #-4] │ │ │ │ + vmul.f32 s14, s13, s14 │ │ │ │ + vmla.f32 s14, s12, s11 │ │ │ │ + vstr s14, [r1, #-8] │ │ │ │ + vmul.f32 s11, s14, s16 │ │ │ │ vldr s8, [r2, #8] │ │ │ │ - vmla.f32 s14, s15, s8 │ │ │ │ - vstr s14, [r1, #-4] │ │ │ │ - vldr s8, [r5, #12] │ │ │ │ + vmla.f32 s15, s14, s8 │ │ │ │ + vstr s15, [r1, #-4] │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ + vldr s14, [r5, #12] │ │ │ │ vstr s9, [r1, #-16] │ │ │ │ vstr s10, [r1, #-12] │ │ │ │ - vcvt.f64.f32 d4, s8 │ │ │ │ vstr s11, [r1, #-8] │ │ │ │ - vmov.f64 d5, d6 │ │ │ │ vcvt.f64.f32 d7, s14 │ │ │ │ - vmls.f64 d5, d4, d6 │ │ │ │ - vadd.f64 d7, d5, d7 │ │ │ │ - vcvt.f32.f64 s14, d7 │ │ │ │ - vstr s14, [r1, #-4] │ │ │ │ - bne 55f90 │ │ │ │ + vmls.f64 d17, d7, d19 │ │ │ │ + vadd.f64 d16, d17, d16 │ │ │ │ + vcvt.f32.f64 s15, d16 │ │ │ │ + vstr s15, [r1, #-4] │ │ │ │ + bne 57e78 │ │ │ │ add sp, sp, #20 │ │ │ │ vpop {d8-d9} │ │ │ │ - pop {r4, r5, pc} │ │ │ │ - ldr r2, [pc, #96] @ 560b8 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #8 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r2, [pc, #96] @ 57fa8 │ │ │ │ cmp r1, #5 │ │ │ │ add r2, pc, r2 │ │ │ │ - beq 55f74 │ │ │ │ - ldr r3, [pc, #84] @ 560bc │ │ │ │ + beq 57e5c │ │ │ │ + ldr r3, [pc, #84] @ 57fac │ │ │ │ add r1, r1, r1, lsl #3 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ add r3, r3, r1, lsl #2 │ │ │ │ - b 55f84 │ │ │ │ - ldr r3, [pc, #64] @ 560c0 │ │ │ │ + b 57e6c │ │ │ │ + ldr r3, [pc, #64] @ 57fb0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r3, r2, lsl #4 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ - b 55f84 │ │ │ │ + b 57e6c │ │ │ │ rsb r2, r2, #0 │ │ │ │ mov r3, #1 │ │ │ │ + vmov.f64 d17, #112 @ 0x3f800000 1.0 │ │ │ │ lsl r3, r3, r2 │ │ │ │ - vmov.f64 d6, #112 @ 0x3f800000 1.0 │ │ │ │ vmov s15, r3 │ │ │ │ - vcvt.f64.s32 d7, s15 │ │ │ │ - vdiv.f64 d8, d6, d7 │ │ │ │ - b 55efc │ │ │ │ - @ instruction: 0x001b6cf4 │ │ │ │ - @ instruction: 0x001b6cd8 │ │ │ │ - andseq r6, fp, r8, asr #25 │ │ │ │ - andseq r6, fp, r8, ror #23 │ │ │ │ - @ instruction: 0x001b6bd8 │ │ │ │ - andseq r6, fp, r4, asr #23 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + vcvt.f64.s32 d16, s15 │ │ │ │ + vdiv.f64 d8, d17, d16 │ │ │ │ + b 57de4 │ │ │ │ + andseq r7, ip, ip, asr r0 │ │ │ │ + andseq r7, ip, r0, asr #32 │ │ │ │ + andseq r7, ip, r0, lsr r0 │ │ │ │ + andseq r6, ip, r8, asr #30 │ │ │ │ + andseq r6, ip, r8, lsr pc │ │ │ │ + andseq r6, ip, r4, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ vpush {d8-d10} │ │ │ │ sub ip, sp, ip │ │ │ │ - str r0, [ip, #896] @ 0x380 │ │ │ │ + str r0, [ip, #888] @ 0x378 │ │ │ │ vldr s15, [r0, #24] │ │ │ │ vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ mov sl, r2 │ │ │ │ + sub sp, sp, #3136 @ 0xc40 │ │ │ │ + mov r6, r0 │ │ │ │ + ldr r2, [pc, #1064] @ 5841c │ │ │ │ + sub sp, sp, #12 │ │ │ │ + mov r9, r1 │ │ │ │ + ldr r3, [pc, #1056] @ 58420 │ │ │ │ vcmp.f32 s15, s14 │ │ │ │ - ldr r2, [pc, #1012] @ 564e4 │ │ │ │ - ldr r3, [pc, #1012] @ 564e8 │ │ │ │ add r2, pc, r2 │ │ │ │ - sub sp, sp, #3136 @ 0xc40 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - sub sp, sp, #4 │ │ │ │ - mov r6, r0 │ │ │ │ - mov r8, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ - str r3, [sp, #3132] @ 0xc3c │ │ │ │ + str r3, [sp, #3140] @ 0xc44 │ │ │ │ mov r3, #0 │ │ │ │ - beq 564fc │ │ │ │ - vdiv.f32 s16, s14, s15 │ │ │ │ - vldr s18, [pc, #944] @ 564d8 │ │ │ │ - vldr s20, [pc, #944] @ 564dc │ │ │ │ - vldr s19, [pc, #944] @ 564e0 │ │ │ │ - add r3, sp, #64 @ 0x40 │ │ │ │ - add r9, r3, #1016 @ 0x3f8 │ │ │ │ - add r4, sp, #60 @ 0x3c │ │ │ │ - add r9, r9, #3 │ │ │ │ - add r7, sp, #59 @ 0x3b │ │ │ │ + beq 58428 │ │ │ │ + vdiv.f32 s18, s14, s15 │ │ │ │ + vldr s17, [pc, #1000] @ 58410 │ │ │ │ + add r3, sp, #72 @ 0x48 │ │ │ │ + add r8, sp, #1088 @ 0x440 │ │ │ │ + add r4, sp, #68 @ 0x44 │ │ │ │ + vldr s21, [pc, #988] @ 58414 │ │ │ │ + add r8, r8, #3 │ │ │ │ + add r7, sp, #67 @ 0x43 │ │ │ │ rsb r5, r3, #5 │ │ │ │ - vcvt.f64.f32 d8, s16 │ │ │ │ + vldr s20, [pc, #976] @ 58418 │ │ │ │ + vcvt.f64.f32 d9, s18 │ │ │ │ add r3, r5, r7 │ │ │ │ + vmov.f64 d1, d9 │ │ │ │ vmov s15, r3 │ │ │ │ - vmov.f64 d1, d8 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - vdiv.f32 s0, s15, s18 │ │ │ │ + vdiv.f32 s0, s15, s17 │ │ │ │ vcvt.f64.f32 d0, s0 │ │ │ │ - bl 24b0c │ │ │ │ - vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ + bl 24a38 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ + vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ vcmpe.f32 s0, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ movgt r3, #255 @ 0xff │ │ │ │ - bgt 56198 │ │ │ │ + bgt 58098 │ │ │ │ vcmpe.f32 s0, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - vmovmi.f32 s0, s20 │ │ │ │ - vmul.f32 s15, s0, s19 │ │ │ │ + vmovmi.f32 s0, s21 │ │ │ │ + vmul.f32 s15, s0, s20 │ │ │ │ vcvt.u32.f32 s15, s15 │ │ │ │ vstr s15, [sp] │ │ │ │ ldrb r3, [sp] │ │ │ │ strb r3, [r7, #1]! │ │ │ │ - cmp r7, r9 │ │ │ │ - bne 56148 │ │ │ │ + cmp r7, r8 │ │ │ │ + bne 58048 │ │ │ │ vldr s15, [r6, #28] │ │ │ │ vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ vcmp.f32 s15, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq 56578 │ │ │ │ - vdiv.f32 s16, s14, s15 │ │ │ │ - vldr s18, [pc, #788] @ 564d8 │ │ │ │ - vldr s20, [pc, #788] @ 564dc │ │ │ │ - vldr s19, [pc, #788] @ 564e0 │ │ │ │ - ldr r9, [pc, #796] @ 564ec │ │ │ │ + beq 584a8 │ │ │ │ + vdiv.f32 s18, s14, s15 │ │ │ │ + vldr s17, [pc, #844] @ 58410 │ │ │ │ add r5, r4, #1020 @ 0x3fc │ │ │ │ - add r7, r4, #2032 @ 0x7f0 │ │ │ │ + add r8, r4, #2032 @ 0x7f0 │ │ │ │ + movw r7, #64513 @ 0xfc01 │ │ │ │ + movt r7, #65535 @ 0xffff │ │ │ │ + vldr s21, [pc, #828] @ 58414 │ │ │ │ add r5, r5, #3 │ │ │ │ - sub r9, r9, r4 │ │ │ │ - add r7, r7, #15 │ │ │ │ - vcvt.f64.f32 d8, s16 │ │ │ │ - add r3, r9, r5 │ │ │ │ + add r8, r8, #15 │ │ │ │ + sub r7, r7, r4 │ │ │ │ + vldr s20, [pc, #816] @ 58418 │ │ │ │ + vcvt.f64.f32 d9, s18 │ │ │ │ + add r3, r7, r5 │ │ │ │ + vmov.f64 d1, d9 │ │ │ │ vmov s15, r3 │ │ │ │ - vmov.f64 d1, d8 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - vdiv.f32 s0, s15, s18 │ │ │ │ + vdiv.f32 s0, s15, s17 │ │ │ │ vcvt.f64.f32 d0, s0 │ │ │ │ - bl 24b0c │ │ │ │ - vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ + bl 24a38 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ + vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ vcmpe.f32 s0, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ movgt r3, #255 @ 0xff │ │ │ │ - bgt 56234 │ │ │ │ + bgt 58138 │ │ │ │ vcmpe.f32 s0, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - vmovmi.f32 s0, s20 │ │ │ │ - vmul.f32 s15, s0, s19 │ │ │ │ + vmovmi.f32 s0, s21 │ │ │ │ + vmul.f32 s15, s0, s20 │ │ │ │ vcvt.u32.f32 s15, s15 │ │ │ │ vstr s15, [sp] │ │ │ │ ldrb r3, [sp] │ │ │ │ strb r3, [r5, #1]! │ │ │ │ - cmp r5, r7 │ │ │ │ - bne 561e4 │ │ │ │ + cmp r5, r8 │ │ │ │ + bne 580e8 │ │ │ │ vldr s15, [r6, #32] │ │ │ │ vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ vcmp.f32 s15, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq 5653c │ │ │ │ - vdiv.f32 s16, s14, s15 │ │ │ │ - ldr r7, [pc, #656] @ 564f0 │ │ │ │ - vldr s18, [pc, #628] @ 564d8 │ │ │ │ - vldr s20, [pc, #628] @ 564dc │ │ │ │ - vldr s19, [pc, #628] @ 564e0 │ │ │ │ + beq 58468 │ │ │ │ + vdiv.f32 s18, s14, s15 │ │ │ │ + vldr s17, [pc, #684] @ 58410 │ │ │ │ add r5, r4, #2032 @ 0x7f0 │ │ │ │ - sub r7, r7, r4 │ │ │ │ - add r4, r4, #3056 @ 0xbf0 │ │ │ │ + add r8, r4, #3056 @ 0xbf0 │ │ │ │ + movw r7, #63489 @ 0xf801 │ │ │ │ + movt r7, #65535 @ 0xffff │ │ │ │ + vldr s21, [pc, #668] @ 58414 │ │ │ │ add r5, r5, #15 │ │ │ │ - add r4, r4, #15 │ │ │ │ - vcvt.f64.f32 d8, s16 │ │ │ │ + add r8, r8, #15 │ │ │ │ + sub r7, r7, r4 │ │ │ │ + vldr s20, [pc, #656] @ 58418 │ │ │ │ + vcvt.f64.f32 d9, s18 │ │ │ │ add r3, r7, r5 │ │ │ │ + vmov.f64 d1, d9 │ │ │ │ vmov s15, r3 │ │ │ │ - vmov.f64 d1, d8 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - vdiv.f32 s0, s15, s18 │ │ │ │ + vdiv.f32 s0, s15, s17 │ │ │ │ vcvt.f64.f32 d0, s0 │ │ │ │ - bl 24b0c │ │ │ │ - vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ + bl 24a38 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ + vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ vcmpe.f32 s0, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ movgt r3, #255 @ 0xff │ │ │ │ - bgt 562d0 │ │ │ │ + bgt 581d8 │ │ │ │ vcmpe.f32 s0, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - vmovmi.f32 s0, s20 │ │ │ │ - vmul.f32 s15, s0, s19 │ │ │ │ + vmovmi.f32 s0, s21 │ │ │ │ + vmul.f32 s15, s0, s20 │ │ │ │ vcvt.u32.f32 s15, s15 │ │ │ │ vstr s15, [sp] │ │ │ │ ldrb r3, [sp] │ │ │ │ strb r3, [r5, #1]! │ │ │ │ - cmp r5, r4 │ │ │ │ - bne 56280 │ │ │ │ - add r5, sp, #12 │ │ │ │ + cmp r8, r5 │ │ │ │ + bne 58188 │ │ │ │ + add r5, sp, #20 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 55ec0 │ │ │ │ - vldr s14, [pc, #484] @ 564d8 │ │ │ │ - mov r0, #3 │ │ │ │ - add r2, sp, #28 │ │ │ │ - sub r3, r2, #16 │ │ │ │ - vldr s15, [r3] │ │ │ │ + bl 57da4 │ │ │ │ + vldr s14, [pc, #532] @ 58410 │ │ │ │ + mov r1, #3 │ │ │ │ + mov r0, r5 │ │ │ │ + mov r2, r0 │ │ │ │ + mov r3, #4 │ │ │ │ + vldr s15, [r2] │ │ │ │ + subs r3, r3, #1 │ │ │ │ vmul.f32 s15, s15, s14 │ │ │ │ - vstmia r3!, {s15} │ │ │ │ - cmp r2, r3 │ │ │ │ - bne 562fc │ │ │ │ - subs r0, r0, #1 │ │ │ │ - add r2, r2, #16 │ │ │ │ - bne 562f8 │ │ │ │ + vstmia r2!, {s15} │ │ │ │ + bne 58208 │ │ │ │ + subs r1, r1, #1 │ │ │ │ + add r0, r0, #16 │ │ │ │ + bne 58200 │ │ │ │ cmp sl, #0 │ │ │ │ - ble 564a4 │ │ │ │ - vldr s7, [pc, #432] @ 564dc │ │ │ │ + ble 583c8 │ │ │ │ + vldr s9, [pc, #476] @ 58414 │ │ │ │ mul r3, sl, sl │ │ │ │ - vmov.f64 d4, #96 @ 0x3f000000 0.5 │ │ │ │ - vmov.f32 s3, s7 │ │ │ │ - vmov.f32 s6, s7 │ │ │ │ - vmov s2, sl │ │ │ │ - add ip, r3, r3, lsl #1 │ │ │ │ - mov lr, ip │ │ │ │ - add r7, sl, sl, lsl #1 │ │ │ │ - movw r1, #1023 @ 0x3ff │ │ │ │ + vmov.f64 d19, #96 @ 0x3f000000 0.5 │ │ │ │ + vmov s8, sl │ │ │ │ + add r8, sl, sl, lsl #1 │ │ │ │ + mov r0, r1 │ │ │ │ sub r6, sl, #1 │ │ │ │ - mov ip, r8 │ │ │ │ - vmov.f32 s10, s3 │ │ │ │ - str r0, [sp, #4] │ │ │ │ - mov r4, ip │ │ │ │ + movw r1, #1023 @ 0x3ff │ │ │ │ + add ip, r3, r3, lsl #1 │ │ │ │ + vmov r7, s9 │ │ │ │ + mov lr, r9 │ │ │ │ + vldr s10, [pc, #432] @ 58414 │ │ │ │ + mov sl, r9 │ │ │ │ + vmov r9, s8 │ │ │ │ mov r2, #0 │ │ │ │ - mov r0, lr │ │ │ │ - vmov.f32 s11, s6 │ │ │ │ - mov r8, #0 │ │ │ │ - mov lr, r4 │ │ │ │ - str r4, [sp] │ │ │ │ - mov r4, r5 │ │ │ │ - mov r3, lr │ │ │ │ - mov r9, #0 │ │ │ │ - vldr s15, [r4, #4] │ │ │ │ - vldr s12, [r4] │ │ │ │ - vldr s13, [r4, #8] │ │ │ │ + str r0, [sp, #12] │ │ │ │ + mov r0, ip │ │ │ │ + vmov s11, r7 │ │ │ │ + mov r4, #0 │ │ │ │ + stmib sp, {r2, lr} │ │ │ │ + mov r2, lr │ │ │ │ + mov ip, r5 │ │ │ │ + mov r3, r2 │ │ │ │ + str r2, [sp] │ │ │ │ + mov lr, #0 │ │ │ │ + vldr s12, [ip] │ │ │ │ + add r2, sp, #3136 @ 0xc40 │ │ │ │ + add ip, ip, #16 │ │ │ │ + add r2, r2, #8 │ │ │ │ + vldr s15, [ip, #-12] │ │ │ │ + add r2, r2, lr, lsl #10 │ │ │ │ + add lr, lr, #1 │ │ │ │ + vldr s13, [ip, #-8] │ │ │ │ + vldr s14, [ip, #-4] │ │ │ │ vmul.f32 s15, s10, s15 │ │ │ │ - vldr s14, [r4, #12] │ │ │ │ - add sl, sp, #3136 @ 0xc40 │ │ │ │ - add sl, sl, r9, lsl #10 │ │ │ │ - add r9, r9, #1 │ │ │ │ vmla.f32 s15, s11, s12 │ │ │ │ - add r4, r4, #16 │ │ │ │ - vmla.f32 s15, s7, s13 │ │ │ │ + vmla.f32 s15, s9, s13 │ │ │ │ vadd.f32 s15, s15, s14 │ │ │ │ vcvt.s32.f32 s15, s15 │ │ │ │ vmov fp, s15 │ │ │ │ cmp fp, r1 │ │ │ │ movge fp, r1 │ │ │ │ cmp fp, #0 │ │ │ │ - addge sl, sl, fp │ │ │ │ - ldrb fp, [sl, #-3076] @ 0xfffff3fc │ │ │ │ - cmp r9, #3 │ │ │ │ + addge r2, r2, fp │ │ │ │ + cmp lr, #3 │ │ │ │ + ldrb fp, [r2, #-3076] @ 0xfffff3fc │ │ │ │ strb fp, [r3], #1 │ │ │ │ - bne 56384 │ │ │ │ - add r3, r8, #1 │ │ │ │ - vmov r4, s2 │ │ │ │ - cmp r4, r3 │ │ │ │ - beq 56420 │ │ │ │ + bne 58294 │ │ │ │ + add r3, r4, #1 │ │ │ │ + ldr r2, [sp] │ │ │ │ + cmp r9, r3 │ │ │ │ + beq 58338 │ │ │ │ cmp r3, r6 │ │ │ │ - beq 56418 │ │ │ │ + beq 58330 │ │ │ │ vmov s15, r3 │ │ │ │ - vcvt.f64.s32 d6, s2 │ │ │ │ - vcvt.f64.s32 d2, s15 │ │ │ │ - vadd.f64 d2, d2, d4 │ │ │ │ - vdiv.f64 d7, d2, d6 │ │ │ │ - vcvt.f32.f64 s11, d7 │ │ │ │ - add lr, lr, #3 │ │ │ │ - mov r8, r3 │ │ │ │ - b 56378 │ │ │ │ + vcvt.f64.s32 d18, s15 │ │ │ │ + vmov s15, r9 │ │ │ │ + vadd.f64 d18, d18, d19 │ │ │ │ + vcvt.f64.s32 d17, s15 │ │ │ │ + vdiv.f64 d16, d18, d17 │ │ │ │ + vcvt.f32.f64 s11, d16 │ │ │ │ + add r2, r2, #3 │ │ │ │ + mov r4, r3 │ │ │ │ + b 58284 │ │ │ │ vmov.f32 s11, #112 @ 0x3f800000 1.0 │ │ │ │ - b 5640c │ │ │ │ - cmp r8, r2 │ │ │ │ - ldr r4, [sp] │ │ │ │ + b 58324 │ │ │ │ + ldmib sp, {r2, lr} │ │ │ │ + cmp r4, r2 │ │ │ │ add r2, r2, #1 │ │ │ │ - beq 56460 │ │ │ │ - cmp r2, r8 │ │ │ │ - beq 56458 │ │ │ │ + beq 5837c │ │ │ │ + cmp r2, r4 │ │ │ │ + beq 58374 │ │ │ │ vmov s15, r2 │ │ │ │ - vcvt.f64.s32 d6, s2 │ │ │ │ - vcvt.f64.s32 d5, s15 │ │ │ │ - vadd.f64 d5, d5, d4 │ │ │ │ - vdiv.f64 d7, d5, d6 │ │ │ │ - vcvt.f32.f64 s10, d7 │ │ │ │ - add r4, r4, r7 │ │ │ │ - b 56368 │ │ │ │ + vcvt.f64.s32 d18, s15 │ │ │ │ + vmov s15, r9 │ │ │ │ + vadd.f64 d18, d18, d19 │ │ │ │ + vcvt.f64.s32 d17, s15 │ │ │ │ + vdiv.f64 d5, d18, d17 │ │ │ │ + vcvt.f32.f64 s10, d5 │ │ │ │ + add lr, lr, r8 │ │ │ │ + b 58274 │ │ │ │ vmov.f32 s10, #112 @ 0x3f800000 1.0 │ │ │ │ - b 56450 │ │ │ │ - mov lr, r0 │ │ │ │ - ldr r0, [sp, #4] │ │ │ │ - cmp r0, r8 │ │ │ │ - add r0, r0, #1 │ │ │ │ - beq 564a4 │ │ │ │ - cmp r0, r8 │ │ │ │ - beq 5649c │ │ │ │ - vmov s15, r0 │ │ │ │ - vcvt.f64.s32 d6, s2 │ │ │ │ - vcvt.f64.s32 d5, s15 │ │ │ │ - vadd.f64 d5, d5, d4 │ │ │ │ - vdiv.f64 d7, d5, d6 │ │ │ │ - vcvt.f32.f64 s7, d7 │ │ │ │ - add ip, ip, lr │ │ │ │ - b 56354 │ │ │ │ - vmov.f32 s7, #112 @ 0x3f800000 1.0 │ │ │ │ - b 56494 │ │ │ │ - ldr r2, [pc, #72] @ 564f4 │ │ │ │ - ldr r3, [pc, #56] @ 564e8 │ │ │ │ + b 5836c │ │ │ │ + mov ip, r0 │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ + mov r9, sl │ │ │ │ + cmp r0, r4 │ │ │ │ + add r3, r0, #1 │ │ │ │ + beq 583c8 │ │ │ │ + cmp r3, r4 │ │ │ │ + beq 583c0 │ │ │ │ + vmov s15, r3 │ │ │ │ + vcvt.f64.s32 d17, s8 │ │ │ │ + vcvt.f64.s32 d18, s15 │ │ │ │ + vadd.f64 d18, d18, d19 │ │ │ │ + vdiv.f64 d16, d18, d17 │ │ │ │ + vcvt.f32.f64 s9, d16 │ │ │ │ + add r9, r9, ip │ │ │ │ + mov r0, r3 │ │ │ │ + b 58258 │ │ │ │ + vmov.f32 s9, #112 @ 0x3f800000 1.0 │ │ │ │ + b 583b4 │ │ │ │ + ldr r2, [pc, #84] @ 58424 │ │ │ │ + ldr r3, [pc, #76] @ 58420 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ - ldr r3, [sp, #3132] @ 0xc3c │ │ │ │ + ldr r3, [sp, #3140] @ 0xc44 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 565b4 │ │ │ │ + bne 584e8 │ │ │ │ add sp, sp, #3136 @ 0xc40 │ │ │ │ - add sp, sp, #4 │ │ │ │ + add sp, sp, #12 │ │ │ │ vpop {d8-d10} │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldrbtmi ip, [pc], #-0 @ 564e0 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldrbtmi ip, [pc], #-0 @ 58418 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmnmi pc, #0 │ │ │ │ - ldrdeq r8, [lr], -r0 @ │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - @ instruction: 0xfffffc01 │ │ │ │ - @ instruction: 0xfffff801 │ │ │ │ - eoreq r7, lr, r4, lsl lr │ │ │ │ - eorhi r0, r0, r3, lsl #16 │ │ │ │ - add r3, sp, #64 @ 0x40 │ │ │ │ - add r1, r3, #1016 @ 0x3f8 │ │ │ │ - ldr lr, [pc, #-20] @ 564f8 │ │ │ │ - add r4, sp, #60 @ 0x3c │ │ │ │ - add r3, sp, #59 @ 0x3b │ │ │ │ + ldrsbteq r6, [r0], -r0 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq r5, r0, r0, lsl #30 │ │ │ │ + add r1, sp, #1088 @ 0x440 │ │ │ │ + movw lr, #2051 @ 0x803 │ │ │ │ + movt lr, #32800 @ 0x8020 │ │ │ │ + add r4, sp, #68 @ 0x44 │ │ │ │ + add r3, sp, #67 @ 0x43 │ │ │ │ add r1, r1, #3 │ │ │ │ mov r2, #0 │ │ │ │ smull r0, ip, lr, r2 │ │ │ │ asr r0, r2, #31 │ │ │ │ add ip, ip, r2 │ │ │ │ + add r2, r2, #255 @ 0xff │ │ │ │ rsb r0, r0, ip, asr #9 │ │ │ │ strb r0, [r3, #1]! │ │ │ │ cmp r3, r1 │ │ │ │ - add r2, r2, #255 @ 0xff │ │ │ │ - bne 56518 │ │ │ │ - b 561a4 │ │ │ │ + bne 58444 │ │ │ │ + b 580a4 │ │ │ │ add r2, r4, #2032 @ 0x7f0 │ │ │ │ - ldr ip, [pc, #-80] @ 564f8 │ │ │ │ add r4, r4, #3056 @ 0xbf0 │ │ │ │ + movw ip, #2051 @ 0x803 │ │ │ │ + movt ip, #32800 @ 0x8020 │ │ │ │ add r2, r2, #15 │ │ │ │ add r4, r4, #15 │ │ │ │ mov r3, #0 │ │ │ │ smull r1, r0, ip, r3 │ │ │ │ asr r1, r3, #31 │ │ │ │ add r0, r0, r3 │ │ │ │ + add r3, r3, #255 @ 0xff │ │ │ │ rsb r1, r1, r0, asr #9 │ │ │ │ strb r1, [r2, #1]! │ │ │ │ cmp r4, r2 │ │ │ │ - add r3, r3, #255 @ 0xff │ │ │ │ - bne 56554 │ │ │ │ - b 562dc │ │ │ │ + bne 58484 │ │ │ │ + b 581e4 │ │ │ │ add r2, r4, #1020 @ 0x3fc │ │ │ │ add r1, r4, #2032 @ 0x7f0 │ │ │ │ - ldr lr, [pc, #-144] @ 564f8 │ │ │ │ + movw lr, #2051 @ 0x803 │ │ │ │ + movt lr, #32800 @ 0x8020 │ │ │ │ add r2, r2, #3 │ │ │ │ add r1, r1, #15 │ │ │ │ mov r3, #0 │ │ │ │ smull r0, ip, lr, r3 │ │ │ │ asr r0, r3, #31 │ │ │ │ add ip, ip, r3 │ │ │ │ + add r3, r3, #255 @ 0xff │ │ │ │ rsb r0, r0, ip, asr #9 │ │ │ │ strb r0, [r2, #1]! │ │ │ │ cmp r2, r1 │ │ │ │ - add r3, r3, #255 @ 0xff │ │ │ │ - bne 56590 │ │ │ │ - b 56240 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ + bne 584c4 │ │ │ │ + b 58144 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, lr} │ │ │ │ + strd r4, [sp, #-12]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #8] │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ - ldr ip, [pc, #364] @ 5673c │ │ │ │ - ldr r1, [pc, #364] @ 56740 │ │ │ │ + ldr ip, [pc, #380] @ 58684 │ │ │ │ + mov r2, #0 │ │ │ │ + sub sp, sp, #44 @ 0x2c │ │ │ │ + mov r0, #32 │ │ │ │ + ldr r1, [pc, #368] @ 58688 │ │ │ │ + ldr r3, [pc, #368] @ 5868c │ │ │ │ add ip, pc, ip │ │ │ │ - ldr r3, [pc, #360] @ 56744 │ │ │ │ + ldr r4, [pc, #364] @ 58690 │ │ │ │ ldr r1, [ip, r1] │ │ │ │ - sub sp, sp, #44 @ 0x2c │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #0 │ │ │ │ - mov r0, #32 │ │ │ │ + add r4, pc, r4 │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [r3] │ │ │ │ - bl 222a4 │ │ │ │ - ldr r4, [pc, #320] @ 56748 │ │ │ │ - add r4, pc, r4 │ │ │ │ + bl 22200 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 5664c │ │ │ │ - ldr r3, [pc, #308] @ 5674c │ │ │ │ + bne 58588 │ │ │ │ + ldr r3, [pc, #324] @ 58694 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldm r3, {r1, r2} │ │ │ │ cmp r1, #1 │ │ │ │ sbcs r3, r2, #0 │ │ │ │ - bge 566dc │ │ │ │ - ldr r0, [pc, #288] @ 56750 │ │ │ │ - bl 236a8 │ │ │ │ + bge 58620 │ │ │ │ + mov r0, #32 │ │ │ │ + movt r0, #16 │ │ │ │ + bl 235ec │ │ │ │ cmp r0, #0 │ │ │ │ movlt r0, #0 │ │ │ │ - blt 566b0 │ │ │ │ - ldr r3, [pc, #272] @ 56754 │ │ │ │ + blt 585ec │ │ │ │ + ldr r3, [pc, #280] @ 58698 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #4] │ │ │ │ mov r1, #100 @ 0x64 │ │ │ │ mov r0, #500 @ 0x1f4 │ │ │ │ - bl 22664 │ │ │ │ + bl 225c0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 249ec │ │ │ │ + bl 24918 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 21b60 │ │ │ │ + bl 21ac8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #13 │ │ │ │ - bl 21b60 │ │ │ │ + bl 21ac8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #24 │ │ │ │ - bl 21b60 │ │ │ │ - ldr r3, [pc, #204] @ 56758 │ │ │ │ + bl 21ac8 │ │ │ │ + ldr r3, [pc, #212] @ 5869c │ │ │ │ ldr r5, [r4, r3] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ - bgt 566ac │ │ │ │ - ldr r3, [pc, #188] @ 5675c │ │ │ │ + bgt 585e8 │ │ │ │ + ldr r3, [pc, #196] @ 586a0 │ │ │ │ ldr r4, [r4, r3] │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ - ble 56720 │ │ │ │ + ble 58668 │ │ │ │ mov r0, #1 │ │ │ │ - ldr r2, [pc, #168] @ 56760 │ │ │ │ - ldr r3, [pc, #132] @ 56740 │ │ │ │ + ldr r2, [pc, #176] @ 586a4 │ │ │ │ + ldr r3, [pc, #144] @ 58688 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 56738 │ │ │ │ + bne 58680 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ - pop {r4, r5, pc} │ │ │ │ - ldr r0, [pc, #128] @ 56764 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #8 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r0, [pc, #128] @ 586a8 │ │ │ │ mov r3, #20 │ │ │ │ add r5, sp, #16 │ │ │ │ - add r0, pc, r0 │ │ │ │ str r1, [sp, #8] │ │ │ │ - str r2, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ - str r0, [sp] │ │ │ │ - mov r2, #1 │ │ │ │ + str r2, [sp, #12] │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ - ldr r0, [pc, #88] @ 56768 │ │ │ │ + str r2, [sp] │ │ │ │ + mov r2, #1 │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ + ldr r0, [pc, #84] @ 586ac │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 21c2c │ │ │ │ - b 56628 │ │ │ │ - bl 2204c │ │ │ │ + bl 21b94 │ │ │ │ + b 58560 │ │ │ │ + bl 21fa8 │ │ │ │ ldrd r2, [r0, #12] │ │ │ │ mov r0, #1 │ │ │ │ - str r2, [r5] │ │ │ │ str r3, [r4] │ │ │ │ - b 566b0 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - strdeq r7, [lr], -r0 @ │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - strdeq r4, [pc], -r0 @ │ │ │ │ - strhteq r7, [lr], -ip │ │ │ │ - @ instruction: 0x000018bc │ │ │ │ - andseq r0, r0, r0, lsr #32 │ │ │ │ - eoreq r4, pc, ip, lsl #21 │ │ │ │ - andeq r1, r0, r8, ror #25 │ │ │ │ - ldrdeq r1, [r0], -r8 │ │ │ │ - eoreq r7, lr, r8, lsl #24 │ │ │ │ - andseq fp, r7, r4, ror #31 │ │ │ │ - andseq fp, r7, r0, asr #31 │ │ │ │ + str r2, [r5] │ │ │ │ + b 585ec │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + ldrhteq r5, [r0], -r8 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq r2, r1, ip, lsr #23 │ │ │ │ + eorseq r5, r0, r8, lsr #27 │ │ │ │ + andeq r1, r0, r8, lsr #17 │ │ │ │ + eorseq r2, r1, r0, asr fp │ │ │ │ + ldrdeq r1, [r0], -r4 │ │ │ │ + andeq r1, r0, r4, asr #13 │ │ │ │ + ldrsbteq r5, [r0], -ip │ │ │ │ + andseq ip, r8, r4, ror #5 │ │ │ │ + andseq ip, r8, r8, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r0, #32 │ │ │ │ - bl 222a4 │ │ │ │ + bl 22200 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 567a0 │ │ │ │ - ldr r3, [pc, #24] @ 567ac │ │ │ │ + bne 586f0 │ │ │ │ + ldr r3, [pc, #32] @ 586fc │ │ │ │ mov r2, #0 │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #4] │ │ │ │ - pop {r4, pc} │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov r0, #32 │ │ │ │ - bl 25148 │ │ │ │ - b 5678c │ │ │ │ - eoreq r4, pc, ip, lsr r9 @ │ │ │ │ + bl 25074 │ │ │ │ + b 586d4 │ │ │ │ + eorseq r2, r1, ip, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r0 │ │ │ │ mov r6, r1 │ │ │ │ + ldr r4, [pc, #148] @ 587c0 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, #0 │ │ │ │ mov r5, r2 │ │ │ │ - ldr r4, [pc, #120] @ 56854 │ │ │ │ - bl 24c98 │ │ │ │ - ldr r3, [pc, #116] @ 56858 │ │ │ │ - ldr r0, [pc, #116] @ 5685c │ │ │ │ + bl 24bc4 │ │ │ │ + ldr r3, [pc, #132] @ 587c4 │ │ │ │ add r4, pc, r4 │ │ │ │ + ldr r2, [pc, #128] @ 587c8 │ │ │ │ + ldr r0, [pc, #128] @ 587cc │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r3, #8] │ │ │ │ - ldr r1, [pc, #104] @ 56860 │ │ │ │ - ldr r0, [r4, r0] │ │ │ │ - ldr r2, [pc, #100] @ 56864 │ │ │ │ + ldr r1, [r4, r2] │ │ │ │ str r6, [r3, #12] │ │ │ │ - str r7, [r0] │ │ │ │ - ldr r1, [r4, r1] │ │ │ │ + ldr r3, [pc, #112] @ 587d0 │ │ │ │ + str r7, [r1] │ │ │ │ + ldr r2, [r4, r3] │ │ │ │ and r3, r5, #1 │ │ │ │ - str r6, [r1] │ │ │ │ - ldr r2, [r4, r2] │ │ │ │ cmp r3, #0 │ │ │ │ - str r3, [r2] │ │ │ │ - beq 56840 │ │ │ │ - ldr r3, [pc, #64] @ 56868 │ │ │ │ - ldr r3, [r4, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ + str r6, [r2] │ │ │ │ + ldr r0, [r4, r0] │ │ │ │ str r3, [r0] │ │ │ │ - ldr r3, [pc, #52] @ 5686c │ │ │ │ + beq 5879c │ │ │ │ + ldr r3, [pc, #80] @ 587d4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r1] │ │ │ │ + ldr r3, [pc, #68] @ 587d8 │ │ │ │ + ldr r3, [r4, r3] │ │ │ │ + ldr r3, [r3] │ │ │ │ + str r3, [r2] │ │ │ │ ubfx r1, r5, #5, #1 │ │ │ │ mov r0, #12 │ │ │ │ - bl 25340 │ │ │ │ + bl 2526c │ │ │ │ + ldrd r4, [sp] │ │ │ │ mov r0, #1 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldrdeq r7, [lr], -ip @ │ │ │ │ - eoreq r4, pc, r8, ror #17 │ │ │ │ - andeq r1, r0, r4, lsl #22 │ │ │ │ - andeq r1, r0, r4, ror #19 │ │ │ │ - andeq r1, r0, r4, lsl sp │ │ │ │ - andeq r1, r0, r8, ror #25 │ │ │ │ - ldrdeq r1, [r0], -r8 │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + mlaseq r0, r4, fp, r5 │ │ │ │ + eorseq r2, r1, r8, lsl #19 │ │ │ │ + strdeq r1, [r0], -r0 │ │ │ │ + andeq r1, r0, r0, lsl #26 │ │ │ │ + ldrdeq r1, [r0], -r0 │ │ │ │ + ldrdeq r1, [r0], -r4 │ │ │ │ + andeq r1, r0, r4, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-20]! @ 0xffffffec │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str lr, [sp, #16] │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ - ldr ip, [pc, #372] @ 569fc │ │ │ │ + ldr lr, [pc, #384] @ 5897c │ │ │ │ + sub sp, sp, #44 @ 0x2c │ │ │ │ mov r5, r1 │ │ │ │ - ldr r1, [pc, #368] @ 56a00 │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r1, [ip, r1] │ │ │ │ - ldr r4, [pc, #360] @ 56a04 │ │ │ │ - ldr r2, [pc, #360] @ 56a08 │ │ │ │ - sub sp, sp, #40 @ 0x28 │ │ │ │ - ldr r3, [pc, #356] @ 56a0c │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r1, [r1] │ │ │ │ - str r1, [sp, #36] @ 0x24 │ │ │ │ - mov r1, #0 │ │ │ │ + mov r6, r0 │ │ │ │ + ldr ip, [pc, #372] @ 58980 │ │ │ │ + ldr r2, [pc, #372] @ 58984 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r4, [pc, #368] @ 58988 │ │ │ │ + ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r5, [r2, #16] │ │ │ │ + ldr r3, [pc, #360] @ 5898c │ │ │ │ + add r4, pc, r4 │ │ │ │ + ldr ip, [ip] │ │ │ │ + str ip, [sp, #36] @ 0x24 │ │ │ │ + mov ip, #0 │ │ │ │ + str r1, [r2, #16] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - mov r6, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - ldr r3, [pc, #316] @ 56a10 │ │ │ │ - orrne r5, r5, #-2147483648 @ 0x80000000 │ │ │ │ + ldr r3, [pc, #328] @ 58990 │ │ │ │ + orrne r5, r1, #-2147483648 @ 0x80000000 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 568ec │ │ │ │ + beq 58860 │ │ │ │ tst r5, #2 │ │ │ │ orreq r5, r5, #1073741824 @ 0x40000000 │ │ │ │ - ldr r3, [pc, #288] @ 56a14 │ │ │ │ + ldr r3, [pc, #300] @ 58994 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - ldr r3, [pc, #276] @ 56a18 │ │ │ │ + ldr r3, [pc, #288] @ 58998 │ │ │ │ orreq r5, r5, #32 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 5697c │ │ │ │ - ldr r2, [pc, #256] @ 56a1c │ │ │ │ - ldr r3, [pc, #256] @ 56a20 │ │ │ │ - ldr r7, [r4, r2] │ │ │ │ - ldr r8, [r4, r3] │ │ │ │ - mov r2, r6 │ │ │ │ + bne 588fc │ │ │ │ + ldr r0, [pc, #268] @ 5899c │ │ │ │ mov r3, r5 │ │ │ │ - ldr r1, [r7] │ │ │ │ - ldr r0, [r8] │ │ │ │ - bl 23cc0 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r1, [pc, #260] @ 589a0 │ │ │ │ + ldr r5, [r4, r0] │ │ │ │ + ldr r6, [r4, r1] │ │ │ │ + ldr r1, [r5] │ │ │ │ + ldr r0, [r6] │ │ │ │ + bl 23bf8 │ │ │ │ subs r4, r0, #0 │ │ │ │ ldrdne r2, [r4, #8] │ │ │ │ - strne r2, [r8] │ │ │ │ - strne r3, [r7] │ │ │ │ - beq 569d8 │ │ │ │ - ldr r2, [pc, #208] @ 56a24 │ │ │ │ - ldr r3, [pc, #168] @ 56a00 │ │ │ │ + strne r3, [r5] │ │ │ │ + strne r2, [r6] │ │ │ │ + beq 58958 │ │ │ │ + ldr r2, [pc, #220] @ 589a4 │ │ │ │ + ldr r3, [pc, #180] @ 58980 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 569f8 │ │ │ │ + bne 58978 │ │ │ │ mov r0, r4 │ │ │ │ - add sp, sp, #40 @ 0x28 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r2, [pc, #164] @ 56a28 │ │ │ │ - ldr r3, [pc, #164] @ 56a2c │ │ │ │ - ldr r2, [r4, r2] │ │ │ │ + add sp, sp, #44 @ 0x2c │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + add sp, sp, #16 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r2, [pc, #164] @ 589a8 │ │ │ │ add r7, sp, #16 │ │ │ │ + mov r0, r7 │ │ │ │ + ldr r3, [pc, #156] @ 589ac │ │ │ │ + ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #8] │ │ │ │ - ldr r3, [r4, r3] │ │ │ │ mov r2, #1 │ │ │ │ + ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #132] @ 56a30 │ │ │ │ - mov r0, r7 │ │ │ │ + ldr r3, [pc, #128] @ 589b0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #20 │ │ │ │ mov r1, r3 │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ - ldr r0, [pc, #108] @ 56a34 │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ + ldr r0, [pc, #108] @ 589b4 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 21c2c │ │ │ │ - b 56914 │ │ │ │ - bl 24440 │ │ │ │ - ldr r2, [pc, #84] @ 56a38 │ │ │ │ - mov r1, r4 │ │ │ │ - add r2, pc, r2 │ │ │ │ + bl 21b94 │ │ │ │ + b 58888 │ │ │ │ + bl 24378 │ │ │ │ + ldr r2, [pc, #84] @ 589b8 │ │ │ │ mov r3, r0 │ │ │ │ + mov r1, r4 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 5694c │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq r7, lr, r4, lsr sl │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq r7, lr, ip, lsl sl │ │ │ │ - eoreq r4, pc, ip, lsl r8 @ │ │ │ │ - andeq r1, r0, r4, lsl sp │ │ │ │ - andeq r1, r0, ip, lsr fp │ │ │ │ - muleq r0, r8, ip │ │ │ │ - andeq r1, r0, r8, asr fp │ │ │ │ - andeq r1, r0, r4, ror #19 │ │ │ │ - andeq r1, r0, r4, lsl #22 │ │ │ │ - eoreq r7, lr, ip, ror #18 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 588c0 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eorseq r5, r0, r4, asr #21 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + ldrhteq r2, [r1], -r8 │ │ │ │ + ldrhteq r5, [r0], -r0 │ │ │ │ + andeq r1, r0, r0, lsl #26 │ │ │ │ + andeq r1, r0, r8, lsr #22 │ │ │ │ + andeq r1, r0, r4, lsl #25 │ │ │ │ andeq r1, r0, r4, asr #22 │ │ │ │ - andeq r1, r0, r4, asr r8 │ │ │ │ - andseq fp, r7, r8, lsr sp │ │ │ │ - andseq fp, r7, r0, lsr #26 │ │ │ │ - andseq fp, r7, r0, lsr #26 │ │ │ │ + ldrdeq r1, [r0], -r0 │ │ │ │ + strdeq r1, [r0], -r0 │ │ │ │ + eorseq r5, r0, r8, lsl #20 │ │ │ │ + andeq r1, r0, r0, lsr fp │ │ │ │ + andeq r1, r0, r0, asr #16 │ │ │ │ + andseq ip, r8, r8 │ │ │ │ + @ instruction: 0x0018bff0 │ │ │ │ + andseq fp, r8, r8, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r2, [pc, #172] @ 56b00 │ │ │ │ - ldr r3, [pc, #172] @ 56b04 │ │ │ │ + ldr r2, [pc, #188] @ 58a98 │ │ │ │ + ldr r3, [pc, #188] @ 58a9c │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr ip, [r2, r3] │ │ │ │ - ldr r1, [pc, #164] @ 56b08 │ │ │ │ - ldr r3, [ip] │ │ │ │ + ldr r1, [r2, r3] │ │ │ │ + ldr r3, [r1] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 56abc │ │ │ │ - ldr r0, [pc, #152] @ 56b0c │ │ │ │ - ldr lr, [r2, r1] │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #144] @ 56b10 │ │ │ │ - ldr r4, [r0, #8] │ │ │ │ - str r4, [lr] │ │ │ │ - ldr r0, [r0, #12] │ │ │ │ - ldr r1, [r2, r1] │ │ │ │ - ldr r4, [pc, #128] @ 56b14 │ │ │ │ - str r0, [r1] │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r1, [r4, #16] │ │ │ │ - mov r0, #0 │ │ │ │ + beq 58a50 │ │ │ │ + ldr ip, [pc, #168] @ 58aa0 │ │ │ │ + ldr r0, [pc, #168] @ 58aa4 │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr lr, [ip, #8] │ │ │ │ + ldr r0, [r2, r0] │ │ │ │ + ldr ip, [ip, #12] │ │ │ │ + str lr, [r0] │ │ │ │ + ldr r0, [pc, #148] @ 58aa8 │ │ │ │ + ldr r0, [r2, r0] │ │ │ │ clz r3, r3 │ │ │ │ + str ip, [r0] │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r4, [pc, #132] @ 58aac │ │ │ │ lsr r3, r3, #5 │ │ │ │ - str r3, [ip] │ │ │ │ - bl 56870 │ │ │ │ + str r3, [r1] │ │ │ │ + add r4, pc, r4 │ │ │ │ + ldr r1, [r4, #16] │ │ │ │ + bl 587dc │ │ │ │ mov r3, #1 │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ str r3, [r4] │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - ldr r4, [r2, r1] │ │ │ │ - ldr r0, [pc, #80] @ 56b18 │ │ │ │ - ldr r1, [pc, #68] @ 56b10 │ │ │ │ - ldr lr, [r4] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str lr, [r0, #8] │ │ │ │ - ldr r1, [r2, r1] │ │ │ │ - ldr lr, [pc, #60] @ 56b1c │ │ │ │ - ldr r5, [r1] │ │ │ │ - str r5, [r0, #12] │ │ │ │ - ldr r0, [r2, lr] │ │ │ │ - ldr r0, [r0] │ │ │ │ - str r0, [r4] │ │ │ │ - ldr r0, [pc, #40] @ 56b20 │ │ │ │ - ldr r2, [r2, r0] │ │ │ │ - ldr r0, [r2] │ │ │ │ - b 56a8c │ │ │ │ - eoreq r7, lr, ip, ror #16 │ │ │ │ - andeq r1, r0, r4, lsl sp │ │ │ │ - andeq r1, r0, r4, lsl #22 │ │ │ │ - eoreq r4, pc, ip, asr r6 @ │ │ │ │ - andeq r1, r0, r4, ror #19 │ │ │ │ - eoreq r4, pc, ip, lsr r6 @ │ │ │ │ - eoreq r4, pc, r4, lsl #12 │ │ │ │ - andeq r1, r0, r8, ror #25 │ │ │ │ - ldrdeq r1, [r0], -r8 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r0, [pc, #76] @ 58aa4 │ │ │ │ + ldr ip, [pc, #84] @ 58ab0 │ │ │ │ + ldr r4, [pc, #84] @ 58ab4 │ │ │ │ + ldr r5, [r2, r0] │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r0, [pc, #60] @ 58aa8 │ │ │ │ + ldr lr, [pc, #72] @ 58ab8 │ │ │ │ + ldr r6, [r5] │ │ │ │ + str r6, [ip, #8] │ │ │ │ + ldr r0, [r2, r0] │ │ │ │ + ldr r6, [r0] │ │ │ │ + str r6, [ip, #12] │ │ │ │ + ldr ip, [r2, r4] │ │ │ │ + ldr ip, [ip] │ │ │ │ + str ip, [r5] │ │ │ │ + ldr r2, [r2, lr] │ │ │ │ + ldr ip, [r2] │ │ │ │ + b 58a14 │ │ │ │ + ldrshteq r5, [r0], -r4 │ │ │ │ + andeq r1, r0, r0, lsl #26 │ │ │ │ + ldrsbteq r2, [r1], -r8 │ │ │ │ + strdeq r1, [r0], -r0 │ │ │ │ + ldrdeq r1, [r0], -r0 │ │ │ │ + eorseq r2, r1, r4, lsr #13 │ │ │ │ + eorseq r2, r1, r0, ror r6 │ │ │ │ + ldrdeq r1, [r0], -r4 │ │ │ │ + andeq r1, r0, r4, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - ldr r1, [pc, #316] @ 56c78 │ │ │ │ + ldr r1, [pc, #336] @ 58c28 │ │ │ │ subs r4, r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - beq 56c4c │ │ │ │ + beq 58bf4 │ │ │ │ ldrb r3, [r4] │ │ │ │ - ldr r2, [pc, #300] @ 56c7c │ │ │ │ + ldr r2, [pc, #320] @ 58c2c │ │ │ │ sub r3, r3, #2 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #15 │ │ │ │ - bhi 56b70 │ │ │ │ + bhi 58b10 │ │ │ │ ldrb r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop {0} │ │ │ │ - ldr r0, [pc, #272] @ 56c80 │ │ │ │ - bl 33e84 │ │ │ │ + mov r0, #4096 @ 0x1000 │ │ │ │ + movt r0, #256 @ 0x100 │ │ │ │ + bl 344cc │ │ │ │ mov r0, #0 │ │ │ │ - pop {r4, pc} │ │ │ │ - ldr r2, [pc, #260] @ 56c84 │ │ │ │ - ldr r3, [pc, #260] @ 56c88 │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r2, [pc, #264] @ 58c30 │ │ │ │ + ldmib r4, {r0, ip} │ │ │ │ + ldr r3, [pc, #260] @ 58c34 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ - ldr r0, [r4, #4] │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ str r0, [r2] │ │ │ │ - ldr r3, [r1, r3] │ │ │ │ - ldr r2, [r4, #8] │ │ │ │ mov r0, #2 │ │ │ │ - str r2, [r3] │ │ │ │ - pop {r4, pc} │ │ │ │ - ldr r0, [pc, #228] @ 56c8c │ │ │ │ + ldr r3, [r1, r3] │ │ │ │ + str ip, [r3] │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r0, [pc, #228] @ 58c38 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 3f974 │ │ │ │ + bl 40960 │ │ │ │ ldrh r3, [r4, #16] │ │ │ │ - cmp r3, #0 │ │ │ │ clz r2, r0 │ │ │ │ lsr r2, r2, #5 │ │ │ │ + cmp r3, #0 │ │ │ │ moveq r2, #0 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 56c6c │ │ │ │ + beq 58c1c │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ movls r0, r3 │ │ │ │ - bls 56b6c │ │ │ │ - b 56b70 │ │ │ │ - ldrh r0, [r4, #4] │ │ │ │ + bls 58b0c │ │ │ │ + b 58b10 │ │ │ │ ldrh r1, [r4, #6] │ │ │ │ - bl 3ff88 │ │ │ │ - mov r0, #0 │ │ │ │ - pop {r4, pc} │ │ │ │ - ldr r3, [pc, #152] @ 56c90 │ │ │ │ + ldrh r0, [r4, #4] │ │ │ │ + bl 40fa4 │ │ │ │ + b 58b10 │ │ │ │ + ldr r3, [pc, #156] @ 58c3c │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 56b70 │ │ │ │ + bne 58b10 │ │ │ │ ldrb r0, [r4, #2] │ │ │ │ add r0, r0, #508 @ 0x1fc │ │ │ │ add r0, r0, #268435459 @ 0x10000003 │ │ │ │ orr r0, r0, #536870912 @ 0x20000000 │ │ │ │ - bl 33e84 │ │ │ │ - b 56b70 │ │ │ │ - ldr r3, [pc, #108] @ 56c90 │ │ │ │ + bl 344cc │ │ │ │ + b 58b10 │ │ │ │ + ldr r3, [pc, #112] @ 58c3c │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 56b70 │ │ │ │ + bne 58b10 │ │ │ │ ldrb r0, [r4, #2] │ │ │ │ add r0, r0, #508 @ 0x1fc │ │ │ │ add r0, r0, #268435459 @ 0x10000003 │ │ │ │ - bl 33e84 │ │ │ │ - b 56b70 │ │ │ │ + bl 344cc │ │ │ │ + b 58b10 │ │ │ │ mov r0, #1 │ │ │ │ - pop {r4, pc} │ │ │ │ - ldr r3, [pc, #64] @ 56c94 │ │ │ │ + b 58b14 │ │ │ │ + ldr r3, [pc, #68] @ 58c40 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3] │ │ │ │ str r4, [r3] │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ lsl r0, r0, #3 │ │ │ │ - pop {r4, pc} │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ cmp r0, #0 │ │ │ │ - beq 56b70 │ │ │ │ - b 56b6c │ │ │ │ - eoreq r7, lr, r4, lsl #15 │ │ │ │ - andseq r6, fp, r8, lsl #4 │ │ │ │ - mrseq r1, (UNDEF: 0) │ │ │ │ - andeq r1, r0, r4, lsl #22 │ │ │ │ - andeq r1, r0, r4, ror #19 │ │ │ │ - andseq r6, fp, r0, asr #3 │ │ │ │ - muleq r0, r0, r9 │ │ │ │ - eoreq r4, pc, r0, lsl #9 │ │ │ │ + beq 58b10 │ │ │ │ + b 58b0c │ │ │ │ + ldrshteq r5, [r0], -r8 │ │ │ │ + @ instruction: 0x001c64bc │ │ │ │ + strdeq r1, [r0], -r0 │ │ │ │ + ldrdeq r1, [r0], -r0 │ │ │ │ + andseq r6, ip, r4, ror #8 │ │ │ │ + andeq r1, r0, ip, ror r9 │ │ │ │ + ldrsbteq r2, [r1], -r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, lr} │ │ │ │ + strd r4, [sp, #-12]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #8] │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ - ldr ip, [pc, #212] @ 56d84 │ │ │ │ + ldr ip, [pc, #212] @ 58d38 │ │ │ │ mov r4, r1 │ │ │ │ - ldr r1, [pc, #208] @ 56d88 │ │ │ │ - add ip, pc, ip │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ - ldr r1, [ip, r1] │ │ │ │ add r5, sp, #16 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ + ldr r1, [pc, #196] @ 58d3c │ │ │ │ mov r2, r5 │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r1, [ip, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ mov r1, #0 │ │ │ │ ldrb r1, [r4, #16] │ │ │ │ - bl 24a94 │ │ │ │ - ldr r2, [pc, #164] @ 56d8c │ │ │ │ + bl 249c0 │ │ │ │ + ldr r2, [pc, #164] @ 58d40 │ │ │ │ mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r3, [r4, #12] │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r2, [pc, #136] @ 56d90 │ │ │ │ - ldr r3, [r4, #8] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [r4, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr ip, [r4, #4] │ │ │ │ mov r1, #6 │ │ │ │ + ldr r0, [r4, #8] │ │ │ │ + ldr r3, [r4, #12] │ │ │ │ + str ip, [sp] │ │ │ │ + ldr r2, [pc, #124] @ 58d44 │ │ │ │ + stmib sp, {r0, r3} │ │ │ │ mov r0, #3 │ │ │ │ - str r3, [sp] │ │ │ │ ldr r3, [r4] │ │ │ │ - bl ab6e0 │ │ │ │ - ldrb r3, [r4, #18] │ │ │ │ - ldr r2, [pc, #96] @ 56d94 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldrb ip, [r4, #17] │ │ │ │ - ldrb r3, [r4, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldrb r0, [r4, #17] │ │ │ │ mov r1, #6 │ │ │ │ + ldrb ip, [r4, #18] │ │ │ │ + ldr r2, [pc, #92] @ 58d48 │ │ │ │ + ldrb r3, [r4, #16] │ │ │ │ + stm sp, {r0, ip} │ │ │ │ mov r0, #3 │ │ │ │ - str ip, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #64] @ 56d98 │ │ │ │ - ldr r3, [pc, #44] @ 56d88 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r2, [pc, #72] @ 58d4c │ │ │ │ + ldr r3, [pc, #52] @ 58d3c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 56d80 │ │ │ │ + bne 58d34 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ - pop {r4, r5, pc} │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq r7, lr, ip, lsl #12 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - andseq fp, r7, ip, lsr sl │ │ │ │ - andseq fp, r7, r4, lsr #20 │ │ │ │ - andseq fp, r7, r0, lsr sl │ │ │ │ - eoreq r7, lr, r8, ror #10 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #8 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eorseq r5, r0, r8, asr r6 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + @ instruction: 0x0018bcd0 │ │ │ │ + @ instruction: 0x0018bcb4 │ │ │ │ + andseq fp, r8, r8, asr #25 │ │ │ │ + eorseq r5, r0, ip, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, lr} │ │ │ │ + strd r4, [sp, #-12]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #8] │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ - ldr r3, [pc, #192] @ 56e74 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr ip, [r3] │ │ │ │ - ldr r3, [r3, #4] │ │ │ │ mov r5, r2 │ │ │ │ + ldr r3, [pc, #184] @ 58e2c │ │ │ │ + mov r2, r0 │ │ │ │ + mov r4, #0 │ │ │ │ str r1, [sp, #28] │ │ │ │ - add r2, sp, #48 @ 0x30 │ │ │ │ - mov r1, ip │ │ │ │ - ldr ip, [pc, #160] @ 56e78 │ │ │ │ - str r2, [sp, #24] │ │ │ │ + add r1, sp, #48 @ 0x30 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ - mov r2, r0 │ │ │ │ - mov r0, r3 │ │ │ │ - ldr r3, [pc, #144] @ 56e7c │ │ │ │ - add ip, pc, ip │ │ │ │ + ldr r0, [pc, #164] @ 58e30 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r4, [sp, #4] │ │ │ │ + str r1, [sp, #24] │ │ │ │ + ldr r1, [pc, #152] @ 58e34 │ │ │ │ + str r4, [sp, #8] │ │ │ │ + add r0, pc, r0 │ │ │ │ str r5, [sp, #20] │ │ │ │ - ldr r3, [ip, r3] │ │ │ │ - mov r4, #0 │ │ │ │ - ldr r3, [r3] │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - mov r3, #0 │ │ │ │ + ldr r1, [r0, r1] │ │ │ │ + ldr r0, [r3, #4] │ │ │ │ + ldr r1, [r1] │ │ │ │ + str r1, [sp, #52] @ 0x34 │ │ │ │ + mov r1, #0 │ │ │ │ + ldr r1, [r3] │ │ │ │ add r3, sp, #44 @ 0x2c │ │ │ │ str r3, [sp, #16] │ │ │ │ add r3, sp, #36 @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #16384 @ 0x4000 │ │ │ │ str r3, [sp] │ │ │ │ - str r4, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - str r4, [sp, #4] │ │ │ │ - bl 23228 │ │ │ │ + bl 23178 │ │ │ │ cmp r0, r4 │ │ │ │ movne r0, r4 │ │ │ │ - bne 56e44 │ │ │ │ + bne 58df4 │ │ │ │ ldr r0, [r5] │ │ │ │ subs r0, r0, r4 │ │ │ │ movne r0, #1 │ │ │ │ - ldr r2, [pc, #52] @ 56e80 │ │ │ │ - ldr r3, [pc, #44] @ 56e7c │ │ │ │ + ldr r2, [pc, #60] @ 58e38 │ │ │ │ + ldr r3, [pc, #52] @ 58e34 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 56e70 │ │ │ │ + bne 58e28 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ - pop {r4, r5, pc} │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq r4, pc, r0, lsr r3 @ │ │ │ │ - ldrdeq r7, [lr], -r8 @ │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq r7, lr, r4, ror r4 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #8 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eorseq r2, r1, ip, asr r3 │ │ │ │ + eorseq r5, r0, r4, lsr r5 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + ldrsbteq r5, [r0], -r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ + strd r4, [sp, #-28]! @ 0xffffffe4 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + str lr, [sp, #24] │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ - ldr lr, [pc, #328] @ 56fe4 │ │ │ │ - ldr ip, [pc, #328] @ 56fe8 │ │ │ │ + ldr lr, [pc, #344] @ 58fb8 │ │ │ │ + sub sp, sp, #52 @ 0x34 │ │ │ │ + ldr ip, [pc, #340] @ 58fbc │ │ │ │ + ldr r3, [pc, #340] @ 58fc0 │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r3, [pc, #324] @ 56fec │ │ │ │ + ldr r2, [pc, #336] @ 58fc4 │ │ │ │ ldr ip, [lr, ip] │ │ │ │ - sub sp, sp, #52 @ 0x34 │ │ │ │ - ldr r2, [pc, #316] @ 56ff0 │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ mov ip, #0 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r3, r2] │ │ │ │ - ldr r2, [r2, #4] │ │ │ │ - cmp r2, #0 │ │ │ │ - blt 56efc │ │ │ │ - ldr r2, [pc, #284] @ 56ff4 │ │ │ │ - ldr r3, [pc, #268] @ 56fe8 │ │ │ │ + ldr r3, [r3, r2] │ │ │ │ + ldr r3, [r3, #4] │ │ │ │ + cmp r3, #0 │ │ │ │ + blt 58ed0 │ │ │ │ + ldr r2, [pc, #300] @ 58fc8 │ │ │ │ + ldr r3, [pc, #284] @ 58fbc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 56fe0 │ │ │ │ + bne 58fb4 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + add sp, sp, #24 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r3, [r0, #132] @ 0x84 │ │ │ │ + add r6, sp, #20 │ │ │ │ + mov r5, r1 │ │ │ │ + mov r4, r0 │ │ │ │ ldr r2, [r0, #140] @ 0x8c │ │ │ │ add r3, r3, r3, lsl #2 │ │ │ │ add r3, r2, r3, lsl #4 │ │ │ │ + ldr r2, [pc, #216] @ 58fcc │ │ │ │ ldr r8, [r3, #48] @ 0x30 │ │ │ │ - ldr r2, [pc, #224] @ 56ff8 │ │ │ │ add r3, sp, #32 │ │ │ │ - add r6, sp, #20 │ │ │ │ str r3, [sp] │ │ │ │ - mov r5, r1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ + add r2, pc, r2 │ │ │ │ mov r1, r8 │ │ │ │ - mov r4, r0 │ │ │ │ - bl 23c90 │ │ │ │ + bl 23bc8 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 56ed0 │ │ │ │ - ldr r2, [pc, #180] @ 56ffc │ │ │ │ + beq 58e94 │ │ │ │ + ldr r2, [pc, #180] @ 58fd0 │ │ │ │ mov r3, #8 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r2, r2, #8 │ │ │ │ mov r1, r5 │ │ │ │ - str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 23ae0 │ │ │ │ + str r3, [sp] │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r2, r2, #8 │ │ │ │ + bl 23a18 │ │ │ │ mov r3, #0 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - str r6, [sp] │ │ │ │ - mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ + str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 237ec │ │ │ │ - mov r1, r5 │ │ │ │ - mov r2, r0 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + str r3, [sp, #8] │ │ │ │ + mov r3, r6 │ │ │ │ + bl 23724 │ │ │ │ mov r9, r0 │ │ │ │ + mov r1, r5 │ │ │ │ + mov r2, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 23e64 │ │ │ │ + bl 23d9c │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 23018 │ │ │ │ + bl 22f68 │ │ │ │ cmp r7, #0 │ │ │ │ - bne 56fd0 │ │ │ │ + bne 58fa4 │ │ │ │ mov ip, #0 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 2507c │ │ │ │ - b 56ed0 │ │ │ │ + bl 24fa8 │ │ │ │ + b 58e94 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 21ba8 │ │ │ │ - b 56fb0 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq r7, lr, r4, lsr #8 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq r7, lr, r4, lsl #8 │ │ │ │ - @ instruction: 0x000018bc │ │ │ │ - eoreq r7, lr, r8, ror #7 │ │ │ │ - andseq fp, r7, ip, ror r8 │ │ │ │ - mlaeq pc, ip, r1, r4 @ │ │ │ │ + bl 21b10 │ │ │ │ + b 58f84 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eorseq r5, r0, r8, ror #8 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq r5, r0, ip, asr r4 │ │ │ │ + andeq r1, r0, r8, lsr #17 │ │ │ │ + eorseq r5, r0, r4, lsr r4 │ │ │ │ + @ instruction: 0x0018baf0 │ │ │ │ + ldrhteq r2, [r1], -ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, lr} │ │ │ │ + strd r4, [sp, #-12]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #8] │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ - ldr ip, [pc, #200] @ 570e0 │ │ │ │ - ldr r4, [pc, #200] @ 570e4 │ │ │ │ - ldr r3, [pc, #200] @ 570e8 │ │ │ │ - add ip, pc, ip │ │ │ │ - sub sp, sp, #28 │ │ │ │ - ldr r3, [ip, r3] │ │ │ │ - add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ + ldr r0, [pc, #204] @ 590c0 │ │ │ │ + sub sp, sp, #28 │ │ │ │ add r2, sp, #8 │ │ │ │ - ldr r0, [r4, #4] │ │ │ │ add r1, sp, #4 │ │ │ │ + ldr r3, [pc, #192] @ 590c4 │ │ │ │ + ldr r4, [pc, #192] @ 590c8 │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [r0, r3] │ │ │ │ + add r4, pc, r4 │ │ │ │ + ldr r0, [r4, #4] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 23c78 │ │ │ │ + bl 23bb0 │ │ │ │ cmp r0, #1 │ │ │ │ - beq 57088 │ │ │ │ + beq 59068 │ │ │ │ mov r4, #0 │ │ │ │ - ldr r2, [pc, #140] @ 570ec │ │ │ │ - ldr r3, [pc, #132] @ 570e8 │ │ │ │ + ldr r2, [pc, #148] @ 590cc │ │ │ │ + ldr r3, [pc, #136] @ 590c4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 570dc │ │ │ │ + bne 590bc │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ - pop {r4, r5, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #8 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add r2, sp, #16 │ │ │ │ add r1, sp, #12 │ │ │ │ - bl 24bf0 │ │ │ │ + bl 24b1c │ │ │ │ cmp r0, #1 │ │ │ │ mov r4, r0 │ │ │ │ - bne 57054 │ │ │ │ + bne 5902c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - ble 57054 │ │ │ │ + ble 5902c │ │ │ │ cmp r3, #1 │ │ │ │ - bne 570c4 │ │ │ │ + bne 590a4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ - ble 57054 │ │ │ │ - ldr r3, [pc, #36] @ 570f0 │ │ │ │ + ble 5902c │ │ │ │ + ldr r3, [pc, #36] @ 590d0 │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ - bl 23c6c │ │ │ │ - b 57058 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq r7, lr, r4, lsr #5 │ │ │ │ - strhteq r4, [pc], -ip │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq r7, lr, r0, ror #4 │ │ │ │ - eoreq r4, pc, r8, lsl r0 @ │ │ │ │ + bl 23ba4 │ │ │ │ + b 59030 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eorseq r5, r0, ip, asr #5 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + ldrsbteq r2, [r1], -r8 │ │ │ │ + mlaseq r0, r8, r2, r5 │ │ │ │ + eorseq r2, r1, r8, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r3, [pc, #224] @ 571ec │ │ │ │ - ldr ip, [pc, #224] @ 571f0 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r3, #16] │ │ │ │ mov r5, r0 │ │ │ │ - ldr r0, [r3, #4] │ │ │ │ - ldr r3, [pc, #208] @ 571f4 │ │ │ │ - add ip, pc, ip │ │ │ │ + ldr r0, [pc, #236] @ 591e8 │ │ │ │ sub sp, sp, #8 │ │ │ │ - ldr r3, [ip, r3] │ │ │ │ mov r2, sp │ │ │ │ - ldr r3, [r3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r3, #0 │ │ │ │ - bl 229b8 │ │ │ │ + ldr r1, [pc, #228] @ 591ec │ │ │ │ + ldr r3, [pc, #228] @ 591f0 │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [r0, r1] │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [r3, #4] │ │ │ │ + ldr r1, [r1] │ │ │ │ + str r1, [sp, #4] │ │ │ │ + mov r1, #0 │ │ │ │ + ldr r1, [r3, #16] │ │ │ │ + bl 22914 │ │ │ │ subs r8, r0, #0 │ │ │ │ moveq r4, r8 │ │ │ │ - beq 571a8 │ │ │ │ + beq 59194 │ │ │ │ ldr r6, [sp] │ │ │ │ mov r4, #0 │ │ │ │ cmp r6, #0 │ │ │ │ - ble 571a0 │ │ │ │ + ble 5918c │ │ │ │ add r7, r8, #12 │ │ │ │ - b 57170 │ │ │ │ + b 5915c │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ - beq 571d8 │ │ │ │ + beq 591d4 │ │ │ │ ldr r0, [r7, r4, lsl #4] │ │ │ │ mov r1, r5 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - bne 57164 │ │ │ │ - ldr r3, [pc, #108] @ 571f8 │ │ │ │ + bne 59150 │ │ │ │ + ldr r3, [pc, #124] @ 591f4 │ │ │ │ mov r2, r0 │ │ │ │ + mov r1, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ - mov r1, r5 │ │ │ │ - bl 250e8 │ │ │ │ + bl 25014 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 2213c │ │ │ │ - ldr r2, [pc, #76] @ 571fc │ │ │ │ - ldr r3, [pc, #64] @ 571f4 │ │ │ │ + bl 22098 │ │ │ │ + ldr r2, [pc, #92] @ 591f8 │ │ │ │ + ldr r3, [pc, #76] @ 591ec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 571e8 │ │ │ │ + bne 591e4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov r0, r8 │ │ │ │ mov r4, #0 │ │ │ │ - bl 2213c │ │ │ │ - b 571a8 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - ldrdeq r3, [pc], -r8 @ │ │ │ │ - eoreq r7, lr, r0, lsr #3 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq r3, pc, r8, asr pc @ │ │ │ │ - eoreq r7, lr, r0, lsl r1 │ │ │ │ - ldr r3, [pc, #164] @ 572ac │ │ │ │ - ldr r2, [pc, #164] @ 572b0 │ │ │ │ + bl 22098 │ │ │ │ + b 59194 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eorseq r5, r0, r8, asr #3 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + ldrsbteq r1, [r1], -r4 │ │ │ │ + eorseq r1, r1, r8, ror #30 │ │ │ │ + eorseq r5, r0, r4, lsr r1 │ │ │ │ + ldr r3, [pc, #164] @ 592a8 │ │ │ │ + ldr r2, [pc, #164] @ 592ac │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bxeq lr │ │ │ │ - ldr r0, [pc, #144] @ 572b4 │ │ │ │ - ldr r1, [pc, #144] @ 572b8 │ │ │ │ - ldr r2, [pc, #144] @ 572bc │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ + ldr r0, [pc, #140] @ 592b0 │ │ │ │ + ldr r1, [pc, #140] @ 592b4 │ │ │ │ + ldr r2, [pc, #140] @ 592b8 │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr ip, [r3, r2] │ │ │ │ - ldr r1, [r1] │ │ │ │ ldr r2, [r0] │ │ │ │ + ldr r1, [r1] │ │ │ │ ldr r0, [ip] │ │ │ │ add r2, r2, r1 │ │ │ │ cmp r2, r0 │ │ │ │ - bge 57294 │ │ │ │ - ldr r1, [pc, #104] @ 572c0 │ │ │ │ - ldr lr, [pc, #104] @ 572c4 │ │ │ │ + bge 59290 │ │ │ │ + ldr r1, [pc, #104] @ 592bc │ │ │ │ + ldr lr, [pc, #104] @ 592c0 │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr lr, [r3, lr] │ │ │ │ ldr r1, [r1] │ │ │ │ ldr lr, [lr] │ │ │ │ add r1, r1, lr │ │ │ │ - ldr lr, [pc, #84] @ 572c8 │ │ │ │ + ldr lr, [pc, #84] @ 592c4 │ │ │ │ ldr lr, [r3, lr] │ │ │ │ ldr r3, [lr] │ │ │ │ cmp r1, r3 │ │ │ │ - bge 57294 │ │ │ │ + bge 59290 │ │ │ │ sub r0, r0, r2 │ │ │ │ sub r3, r3, r1 │ │ │ │ str r0, [ip] │ │ │ │ str r3, [lr] │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldr r2, [pc, #48] @ 572cc │ │ │ │ - pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r2, [pc, #48] @ 592c8 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, #3 │ │ │ │ - b ab6e0 │ │ │ │ - strhteq r7, [lr], -r8 │ │ │ │ - andeq r1, r0, r4, lsl sp │ │ │ │ - strdeq r1, [r0], -r8 │ │ │ │ - andeq r1, r0, r8, lsl sl │ │ │ │ - andeq r1, r0, r4, lsl #22 │ │ │ │ - ldrdeq r1, [r0], -ip │ │ │ │ - andeq r1, r0, r4, lsl ip │ │ │ │ - andeq r1, r0, r4, ror #19 │ │ │ │ - andseq fp, r7, ip, lsl #10 │ │ │ │ + pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ + add r2, pc, r2 │ │ │ │ + b b155c │ │ │ │ + eorseq r5, r0, ip, asr #1 │ │ │ │ + andeq r1, r0, r0, lsl #26 │ │ │ │ + andeq r1, r0, r4, ror #13 │ │ │ │ + andeq r1, r0, r4, lsl #20 │ │ │ │ + strdeq r1, [r0], -r0 │ │ │ │ + andeq r1, r0, r8, asr #15 │ │ │ │ + andeq r1, r0, r0, lsl #24 │ │ │ │ + ldrdeq r1, [r0], -r0 │ │ │ │ + andseq fp, r8, r8, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r3, [r1, #16] │ │ │ │ cmp r3, #10 │ │ │ │ - beq 57318 │ │ │ │ - ldr r3, [pc, #100] @ 57358 │ │ │ │ + beq 59328 │ │ │ │ + ldr r3, [pc, #124] @ 59370 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 5730c │ │ │ │ + beq 59314 │ │ │ │ blx r3 │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ mov r0, #0 │ │ │ │ - pop {r4, pc} │ │ │ │ - bl 56c98 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + bl 58c48 │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ mov r0, #0 │ │ │ │ - pop {r4, pc} │ │ │ │ - ldr r3, [pc, #60] @ 5735c │ │ │ │ - ldr r2, [pc, #60] @ 57360 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r3, [pc, #68] @ 59374 │ │ │ │ mov r4, #1 │ │ │ │ - add r3, pc, r3 │ │ │ │ + mov r0, #3 │ │ │ │ mov r1, r4 │ │ │ │ + ldr r2, [pc, #56] @ 59378 │ │ │ │ + add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r0, #3 │ │ │ │ str r4, [r3, #20] │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #32] @ 57364 │ │ │ │ + bl b155c │ │ │ │ + ldr r2, [pc, #40] @ 5937c │ │ │ │ + mov r1, r4 │ │ │ │ mov r0, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r1, r4 │ │ │ │ - bl ab6e0 │ │ │ │ + bl b155c │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ mov r0, #0 │ │ │ │ - pop {r4, pc} │ │ │ │ - strdeq r3, [pc], -r4 @ │ │ │ │ - eoreq r3, pc, r0, asr #27 │ │ │ │ - andseq fp, r7, r0, lsr #9 │ │ │ │ - @ instruction: 0x0017b4b8 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldrshteq r1, [r1], -r4 │ │ │ │ + eorseq r1, r1, r8, lsr #27 │ │ │ │ + @ instruction: 0x0018b6dc │ │ │ │ + @ instruction: 0x0018b6f4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ + strd r4, [sp, #-20]! @ 0xffffffec │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str lr, [sp, #16] │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ - ldr ip, [pc, #508] @ 5757c │ │ │ │ - ldr r3, [pc, #508] @ 57580 │ │ │ │ + ldr ip, [pc, #516] @ 595a4 │ │ │ │ + sub sp, sp, #60 @ 0x3c │ │ │ │ + mov r5, r0 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r4, r2 │ │ │ │ + ldr r3, [pc, #500] @ 595a8 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [ip, r3] │ │ │ │ - sub sp, sp, #60 @ 0x3c │ │ │ │ + ldr ip, [pc, #492] @ 595ac │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ - ldr r3, [pc, #484] @ 57584 │ │ │ │ - mov r5, r2 │ │ │ │ - ldr r2, [pc, #480] @ 57588 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r3, r2] │ │ │ │ - mov r4, r0 │ │ │ │ + ldr r3, [pc, #480] @ 595b0 │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r7, [ip, r3] │ │ │ │ ldr r3, [r7] │ │ │ │ - mov r6, r1 │ │ │ │ tst r3, #8 │ │ │ │ - bne 57498 │ │ │ │ - ldr r1, [pc, #452] @ 5758c │ │ │ │ + bne 594c4 │ │ │ │ + ldr r1, [pc, #460] @ 595b4 │ │ │ │ mov r2, #0 │ │ │ │ + mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 250e8 │ │ │ │ - ldr r2, [pc, #436] @ 57590 │ │ │ │ - add r2, pc, r2 │ │ │ │ + bl 25014 │ │ │ │ + ldr ip, [pc, #444] @ 595b8 │ │ │ │ cmp r0, #0 │ │ │ │ mov r3, r0 │ │ │ │ - str r0, [r2, #32] │ │ │ │ - beq 5746c │ │ │ │ - cmp r5, #0 │ │ │ │ - beq 574bc │ │ │ │ - ldr r1, [pc, #408] @ 57594 │ │ │ │ - mov r0, #0 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r5, [r1, #4] │ │ │ │ - str r0, [r2, #52] @ 0x34 │ │ │ │ - str r0, [r2, #48] @ 0x30 │ │ │ │ - ldr r0, [r1] │ │ │ │ + add ip, pc, ip │ │ │ │ + str r0, [ip, #32] │ │ │ │ + beq 5948c │ │ │ │ + cmp r4, #0 │ │ │ │ + beq 594e8 │ │ │ │ + ldr r2, [pc, #416] @ 595bc │ │ │ │ mov r1, #3 │ │ │ │ - str r0, [r2, #40] @ 0x28 │ │ │ │ - str r1, [r2, #36] @ 0x24 │ │ │ │ - ldr r2, [r7] │ │ │ │ - mov r0, r4 │ │ │ │ - tst r2, #4 │ │ │ │ + vmov.i32 d16, #0 @ 0x00000000 │ │ │ │ + str r1, [ip, #36] @ 0x24 │ │ │ │ + vstr d16, [ip, #48] @ 0x30 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r2] │ │ │ │ + ldr r4, [r2, #4] │ │ │ │ + str r1, [ip, #40] @ 0x28 │ │ │ │ + ldr ip, [r7] │ │ │ │ + mov r1, r6 │ │ │ │ + mov r0, r5 │ │ │ │ + tst ip, #4 │ │ │ │ + lsl ip, ip, #3 │ │ │ │ + and ip, ip, #16 │ │ │ │ + orr r2, ip, r4 │ │ │ │ moveq ip, #5 │ │ │ │ movne ip, #4 │ │ │ │ str ip, [sp, #12] │ │ │ │ - lsl r2, r2, #3 │ │ │ │ - ldr ip, [pc, #344] @ 57598 │ │ │ │ - and r2, r2, #16 │ │ │ │ - orr r2, r2, r5 │ │ │ │ + ldr ip, [pc, #344] @ 595c0 │ │ │ │ add ip, pc, ip │ │ │ │ - str r2, [ip, #44] @ 0x2c │ │ │ │ - mov r4, #32 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ - mov r5, #0 │ │ │ │ - mov r1, r6 │ │ │ │ - mov r2, r3 │ │ │ │ + str r2, [ip, #8] │ │ │ │ + mov r2, #32 │ │ │ │ str ip, [sp, #8] │ │ │ │ - strd r4, [sp] │ │ │ │ - bl 24f50 │ │ │ │ - ldr r2, [pc, #296] @ 5759c │ │ │ │ - ldr r3, [pc, #264] @ 57580 │ │ │ │ + mov ip, #0 │ │ │ │ + str r2, [sp] │ │ │ │ + mov r2, r3 │ │ │ │ + str ip, [sp, #4] │ │ │ │ + bl 24e7c │ │ │ │ + ldr r2, [pc, #304] @ 595c4 │ │ │ │ + ldr r3, [pc, #272] @ 595a8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 57578 │ │ │ │ + bne 595a0 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ - ldr r3, [pc, #256] @ 575a0 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + add sp, sp, #16 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r3, [pc, #252] @ 595c8 │ │ │ │ ldr r2, [r0, #140] @ 0x8c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #28] │ │ │ │ add r3, r3, r3, lsl #2 │ │ │ │ add r3, r2, r3, lsl #4 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ - bl 22b20 │ │ │ │ - b 573c0 │ │ │ │ + bl 22a7c │ │ │ │ + b 593e0 │ │ │ │ + mov r2, r0 │ │ │ │ + mov r1, r6 │ │ │ │ + str r4, [sp, #4] │ │ │ │ + str r3, [sp, #8] │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ + mov r0, r5 │ │ │ │ str r3, [sp, #28] │ │ │ │ add r3, sp, #44 @ 0x2c │ │ │ │ + str r4, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #24] │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r3, sp, #36 @ 0x24 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r3, sp, #32 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #20 │ │ │ │ - mov r2, r0 │ │ │ │ - str r0, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ - mov r1, r6 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - str r5, [sp, #4] │ │ │ │ - str r5, [sp, #48] @ 0x30 │ │ │ │ - bl 23228 │ │ │ │ + mov r3, r4 │ │ │ │ + bl 23178 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 57550 │ │ │ │ + beq 5957c │ │ │ │ ldr r3, [r0] │ │ │ │ tst r3, #2 │ │ │ │ - beq 57534 │ │ │ │ - ldr r2, [pc, #120] @ 575a4 │ │ │ │ + beq 59560 │ │ │ │ + ldr r2, [pc, #116] @ 595cc │ │ │ │ ldr r1, [r0, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r2, #4] │ │ │ │ tst r3, #1 │ │ │ │ - beq 5754c │ │ │ │ - ldr r3, [pc, #100] @ 575a8 │ │ │ │ + beq 59578 │ │ │ │ + ldr r3, [pc, #96] @ 595d0 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3] │ │ │ │ - bl 2213c │ │ │ │ - ldr r2, [pc, #84] @ 575ac │ │ │ │ - mov r3, #0 │ │ │ │ + bl 22098 │ │ │ │ + ldr r2, [pc, #80] @ 595d4 │ │ │ │ + mov r3, #3 │ │ │ │ + vmov.i32 q8, #0 @ 0x00000000 │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r1, #3 │ │ │ │ - str r3, [r2, #40] @ 0x28 │ │ │ │ - str r3, [r2, #48] @ 0x30 │ │ │ │ - str r3, [r2, #52] @ 0x34 │ │ │ │ - str r1, [r2, #36] @ 0x24 │ │ │ │ - ldr r3, [r2, #32] │ │ │ │ - b 5741c │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq r6, lr, r0, asr #30 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq r6, lr, ip, lsl pc │ │ │ │ - andeq r1, r0, r0, lsl #16 │ │ │ │ - @ instruction: 0x0017b4b8 │ │ │ │ - eoreq r3, pc, ip, lsl #26 │ │ │ │ - eoreq r9, lr, r8, ror #7 │ │ │ │ - eoreq r3, pc, r0, lsr #25 │ │ │ │ - eoreq r6, lr, ip, asr #28 │ │ │ │ - eoreq r3, pc, r4, asr #24 │ │ │ │ - strhteq r9, [lr], -r8 │ │ │ │ - eoreq r9, lr, r0, lsr #5 │ │ │ │ - eoreq r3, pc, ip, lsl #23 │ │ │ │ + add r2, r2, #40 @ 0x28 │ │ │ │ + str r3, [r2, #-4] │ │ │ │ + ldr r3, [r2, #-8] │ │ │ │ + vst1.8 {d16-d17}, [r2] │ │ │ │ + b 59438 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eorseq r4, r0, r0, lsr #30 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq r4, r0, r4, lsl #30 │ │ │ │ + andeq r1, r0, ip, ror #15 │ │ │ │ + andseq fp, r8, r4, ror #13 │ │ │ │ + eorseq r1, r1, r4, ror #25 │ │ │ │ + ldrhteq r7, [r0], -ip │ │ │ │ + eorseq r1, r1, r0, lsl #25 │ │ │ │ + eorseq r4, r0, ip, lsr lr │ │ │ │ + eorseq r1, r1, r8, lsl ip │ │ │ │ + eorseq r7, r0, ip, lsl #5 │ │ │ │ + eorseq r7, r0, r4, ror r2 │ │ │ │ + eorseq r1, r1, ip, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ - str r0, [ip, #3968] @ 0xf80 │ │ │ │ - ldr r6, [pc, #636] @ 57844 │ │ │ │ - mov r7, r2 │ │ │ │ - ldr r2, [pc, #632] @ 57848 │ │ │ │ - ldr r3, [pc, #632] @ 5784c │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ + str r0, [ip, #3976] @ 0xf88 │ │ │ │ + ldr ip, [pc, #668] @ 59894 │ │ │ │ + mov r5, r2 │ │ │ │ + sub sp, sp, #104 @ 0x68 │ │ │ │ + mov r4, r0 │ │ │ │ + mov r6, r1 │ │ │ │ + ldr r2, [pc, #652] @ 59898 │ │ │ │ + ldr r3, [pc, #652] @ 5989c │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr lr, [ip, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ - add r6, pc, r6 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - ldr r5, [r6, #56] @ 0x38 │ │ │ │ - sub sp, sp, #104 @ 0x68 │ │ │ │ + tst lr, #1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ mov r3, #0 │ │ │ │ - ands r3, r5, #1 │ │ │ │ - mov r4, r0 │ │ │ │ - mov r8, r1 │ │ │ │ - beq 576b8 │ │ │ │ - ldr r3, [r6, #60] @ 0x3c │ │ │ │ + beq 596fc │ │ │ │ + ldr r3, [ip, #60] @ 0x3c │ │ │ │ cmp r3, #0 │ │ │ │ - beq 5776c │ │ │ │ - mov r2, #44 @ 0x2c │ │ │ │ - mov r1, #0 │ │ │ │ - add r0, sp, #56 @ 0x38 │ │ │ │ - bl 24368 │ │ │ │ - ldr r3, [pc, #556] @ 57850 │ │ │ │ - mov r1, #33 @ 0x21 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r3, #64] @ 0x40 │ │ │ │ - str r2, [sp, #72] @ 0x48 │ │ │ │ - cmp r7, #0 │ │ │ │ - mov r2, #32 │ │ │ │ - str r1, [sp, #52] @ 0x34 │ │ │ │ + beq 597bc │ │ │ │ + ldr r2, [pc, #604] @ 598a0 │ │ │ │ + vmov.i32 q8, #0 @ 0x00000000 │ │ │ │ + add r3, sp, #56 @ 0x38 │ │ │ │ + mov r0, #32 │ │ │ │ + cmp r5, #0 │ │ │ │ + vst1.8 {d16-d17}, [r3] │ │ │ │ + mov r3, #33 @ 0x21 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r2, #64] @ 0x40 │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ - str r8, [sp, #68] @ 0x44 │ │ │ │ - str r2, [sp, #76] @ 0x4c │ │ │ │ - bne 5775c │ │ │ │ - ldr r3, [r3, #60] @ 0x3c │ │ │ │ - ldr r2, [pc, #508] @ 57854 │ │ │ │ + str r6, [sp, #68] @ 0x44 │ │ │ │ + str r1, [sp, #72] @ 0x48 │ │ │ │ + str r0, [sp, #76] @ 0x4c │ │ │ │ + vstr d16, [sp, #80] @ 0x50 │ │ │ │ + vstr d16, [sp, #88] @ 0x58 │ │ │ │ + vstr d16, [sp, #92] @ 0x5c │ │ │ │ + bne 597ac │ │ │ │ + ldr r3, [r2, #60] @ 0x3c │ │ │ │ mov r1, #6 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #488] @ 57858 │ │ │ │ - add ip, sp, #52 @ 0x34 │ │ │ │ + ldr r2, [pc, #520] @ 598a4 │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r2] │ │ │ │ + bl b155c │ │ │ │ + ldr r1, [pc, #512] @ 598a8 │ │ │ │ + add ip, sp, #52 @ 0x34 │ │ │ │ mov r3, #524288 @ 0x80000 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 23324 │ │ │ │ - ldr r2, [pc, #456] @ 5785c │ │ │ │ - ldr r3, [pc, #436] @ 5784c │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r1, [r1] │ │ │ │ + bl 23268 │ │ │ │ + ldr r2, [pc, #480] @ 598ac │ │ │ │ + ldr r3, [pc, #460] @ 5989c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 57840 │ │ │ │ + bne 59890 │ │ │ │ add sp, sp, #104 @ 0x68 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - tst r5, #30 │ │ │ │ - beq 5768c │ │ │ │ - mov r1, r3 │ │ │ │ - mov r2, #44 @ 0x2c │ │ │ │ - add r0, sp, #56 @ 0x38 │ │ │ │ - bl 24368 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + tst lr, #30 │ │ │ │ + beq 596c4 │ │ │ │ + ldr r3, [ip, #68] @ 0x44 │ │ │ │ + vmov.i32 q8, #0 @ 0x00000000 │ │ │ │ + tst lr, #4 │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ + add r3, sp, #56 @ 0x38 │ │ │ │ + vstr d16, [sp, #80] @ 0x50 │ │ │ │ + str r5, [sp, #80] @ 0x50 │ │ │ │ + vstr d16, [sp, #88] @ 0x58 │ │ │ │ + vstr d16, [sp, #92] @ 0x5c │ │ │ │ + vst1.8 {d16-d17}, [r3] │ │ │ │ mov r3, #32 │ │ │ │ + str r0, [sp, #64] @ 0x40 │ │ │ │ + str r1, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ - ldr r3, [r6, #68] @ 0x44 │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ - tst r5, #4 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ - str r8, [sp, #68] @ 0x44 │ │ │ │ - str r4, [sp, #64] @ 0x40 │ │ │ │ - str r7, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - beq 57808 │ │ │ │ - ldr r3, [r6, #72] @ 0x48 │ │ │ │ + beq 59858 │ │ │ │ + ldr r3, [ip, #72] @ 0x48 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ - ldr r3, [pc, #340] @ 57860 │ │ │ │ - add r2, sp, #52 @ 0x34 │ │ │ │ - ldr r1, [pc, r3] │ │ │ │ - mov r0, r4 │ │ │ │ + ldr r2, [pc, #344] @ 598b0 │ │ │ │ + add r1, sp, #52 @ 0x34 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - str r2, [sp] │ │ │ │ + mov r0, r4 │ │ │ │ + str r1, [sp] │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r2] │ │ │ │ mov r2, #0 │ │ │ │ - bl 23324 │ │ │ │ + bl 23268 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ mov r0, r4 │ │ │ │ - bl 244d0 │ │ │ │ - ldr r2, [pc, #300] @ 57864 │ │ │ │ - mov r1, #6 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r7 │ │ │ │ + bl 24408 │ │ │ │ + ldr r2, [pc, #300] @ 598b4 │ │ │ │ mov r4, r0 │ │ │ │ - str r4, [sp] │ │ │ │ + mov r3, r5 │ │ │ │ + mov r1, #6 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ + str r4, [sp] │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r0, r4 │ │ │ │ - bl 2213c │ │ │ │ - b 5768c │ │ │ │ - ldr r3, [pc, #260] @ 57868 │ │ │ │ + bl 22098 │ │ │ │ + b 596c4 │ │ │ │ + ldr r3, [pc, #260] @ 598b8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ - b 57650 │ │ │ │ + b 59688 │ │ │ │ + ldr r2, [ip, #64] @ 0x40 │ │ │ │ add ip, sp, #48 @ 0x30 │ │ │ │ - ldr r2, [r6, #64] @ 0x40 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + str r3, [sp, #8] │ │ │ │ str ip, [sp, #28] │ │ │ │ add ip, sp, #44 @ 0x2c │ │ │ │ str ip, [sp, #24] │ │ │ │ add ip, sp, #40 @ 0x28 │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ str ip, [sp, #20] │ │ │ │ add ip, sp, #36 @ 0x24 │ │ │ │ str ip, [sp, #16] │ │ │ │ add ip, sp, #32 │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #16384 @ 0x4000 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - str r3, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 23228 │ │ │ │ + bl 23178 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 577f4 │ │ │ │ + bne 59844 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 577f4 │ │ │ │ + beq 59844 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 577f4 │ │ │ │ - ldr r2, [pc, #148] @ 5786c │ │ │ │ - ldrh r3, [r3] │ │ │ │ - add r2, pc, r2 │ │ │ │ + beq 59844 │ │ │ │ + ldr r2, [pc, #148] @ 598bc │ │ │ │ mov r1, #6 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ + ldrh r3, [r3] │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldrh r2, [r3] │ │ │ │ - b 577f8 │ │ │ │ + b 59848 │ │ │ │ mov r2, #4 │ │ │ │ - ldr r3, [pc, #112] @ 57870 │ │ │ │ + ldr r3, [pc, #112] @ 598c0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #60] @ 0x3c │ │ │ │ - b 5760c │ │ │ │ - tst r5, #8 │ │ │ │ - bne 57824 │ │ │ │ - tst r5, #2 │ │ │ │ - beq 57830 │ │ │ │ - ldr r3, [r6, #80] @ 0x50 │ │ │ │ + b 5963c │ │ │ │ + tst lr, #8 │ │ │ │ + bne 59874 │ │ │ │ + tst lr, #2 │ │ │ │ + beq 59880 │ │ │ │ + ldr r3, [ip, #80] @ 0x50 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ - b 57704 │ │ │ │ - ldr r3, [r6, #76] @ 0x4c │ │ │ │ + b 59750 │ │ │ │ + ldr r3, [ip, #76] @ 0x4c │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ - b 57704 │ │ │ │ - tst r5, #16 │ │ │ │ - ldrne r3, [r6, #84] @ 0x54 │ │ │ │ + b 59750 │ │ │ │ + tst lr, #16 │ │ │ │ + ldrne r3, [ip, #84] @ 0x54 │ │ │ │ strne r3, [sp, #84] @ 0x54 │ │ │ │ - b 57704 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq r3, pc, r0, lsl fp @ │ │ │ │ - strdeq r6, [lr], -r0 @ │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq r3, pc, r0, asr #21 │ │ │ │ - andseq fp, r7, ip, asr r2 │ │ │ │ - eoreq r3, pc, r4, ror sl @ │ │ │ │ - eoreq r6, lr, ip, lsr #24 │ │ │ │ - ldrdeq r3, [pc], -r8 @ │ │ │ │ - andseq fp, r7, ip, lsr #3 │ │ │ │ - eoreq r9, lr, r4, lsl #1 │ │ │ │ - ldrheq fp, [r7], -r8 │ │ │ │ - eoreq r3, pc, r8, ror #17 │ │ │ │ + b 59750 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + ldrsbteq r1, [r1], -r8 │ │ │ │ + ldrhteq r4, [r0], -ip │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq r1, r1, ip, lsl #21 │ │ │ │ + andseq fp, r8, ip, ror #8 │ │ │ │ + eorseq r1, r1, ip, lsr #20 │ │ │ │ + eorseq r4, r0, r4, lsl #24 │ │ │ │ + eorseq r1, r1, r0, lsl #19 │ │ │ │ + mulseq r8, ip, r3 │ │ │ │ + eorseq r7, r0, r4, lsr r0 │ │ │ │ + @ instruction: 0x0018b2b0 │ │ │ │ + mlaseq r1, r8, r8, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ - ldr r2, [pc, #272] @ 5799c │ │ │ │ - ldr r3, [pc, #272] @ 579a0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ + ldr r2, [pc, #280] @ 599f8 │ │ │ │ sub sp, sp, #112 @ 0x70 │ │ │ │ cmp r1, #2 │ │ │ │ + ldr r3, [pc, #272] @ 599fc │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ mov r3, #0 │ │ │ │ - bhi 5797c │ │ │ │ - ldr r3, [pc, #240] @ 579a4 │ │ │ │ + bhi 599d8 │ │ │ │ + ldr r3, [pc, #248] @ 59a00 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #56] @ 0x38 │ │ │ │ tst r2, #2 │ │ │ │ - bne 578ec │ │ │ │ - ldr r2, [pc, #224] @ 579a8 │ │ │ │ - ldr r3, [pc, #212] @ 579a0 │ │ │ │ + bne 59948 │ │ │ │ + ldr r2, [pc, #232] @ 59a04 │ │ │ │ + ldr r3, [pc, #220] @ 599fc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 57978 │ │ │ │ + bne 599d4 │ │ │ │ add sp, sp, #112 @ 0x70 │ │ │ │ - pop {r4, pc} │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr lr, [r3, #80] @ 0x50 │ │ │ │ + mov r2, #0 │ │ │ │ + mov r4, #1 │ │ │ │ str r0, [sp, #28] │ │ │ │ ldr r0, [r3, #4] │ │ │ │ - ldr lr, [r3, #80] @ 0x50 │ │ │ │ + str r1, [sp, #40] @ 0x28 │ │ │ │ + mov r1, #33 @ 0x21 │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ - ldr ip, [r0, #132] @ 0x84 │ │ │ │ + str r1, [sp, #12] │ │ │ │ + str r2, [sp, #16] │ │ │ │ + ldr ip, [r0, #140] @ 0x8c │ │ │ │ str r3, [sp, #32] │ │ │ │ - mov r3, #33 @ 0x21 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldr r3, [r0, #140] @ 0x8c │ │ │ │ - add ip, ip, ip, lsl #2 │ │ │ │ - add r3, r3, ip, lsl #4 │ │ │ │ - str r1, [sp, #40] @ 0x28 │ │ │ │ - ldr r1, [r3, #8] │ │ │ │ - add r3, sp, #12 │ │ │ │ - mov r2, #0 │ │ │ │ + ldr r3, [r0, #132] @ 0x84 │ │ │ │ str lr, [sp, #44] @ 0x2c │ │ │ │ - str r3, [sp] │ │ │ │ - mov lr, #32 │ │ │ │ - mov r4, #1 │ │ │ │ - mov r3, #1572864 @ 0x180000 │ │ │ │ - str lr, [sp, #36] @ 0x24 │ │ │ │ - str r2, [sp, #16] │ │ │ │ - str r4, [sp, #20] │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ - bl 23324 │ │ │ │ + add r3, r3, r3, lsl #2 │ │ │ │ + add ip, ip, r3, lsl #4 │ │ │ │ + add r3, sp, #12 │ │ │ │ + ldr r1, [ip, #8] │ │ │ │ + mov ip, #32 │ │ │ │ + str r3, [sp] │ │ │ │ + mov r3, #1572864 @ 0x180000 │ │ │ │ + str r4, [sp, #20] │ │ │ │ + str ip, [sp, #36] @ 0x24 │ │ │ │ + bl 23268 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 578c0 │ │ │ │ - ldr r2, [pc, #68] @ 579ac │ │ │ │ + bne 59914 │ │ │ │ + ldr r2, [pc, #68] @ 59a08 │ │ │ │ mov r1, r4 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 578c0 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - ldr r3, [pc, #44] @ 579b0 │ │ │ │ - ldr r1, [pc, #44] @ 579b4 │ │ │ │ - ldr r0, [pc, #44] @ 579b8 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 59914 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + ldr r3, [pc, #44] @ 59a0c │ │ │ │ + mov r2, #155 @ 0x9b │ │ │ │ + ldr r1, [pc, #40] @ 59a10 │ │ │ │ + ldr r0, [pc, #40] @ 59a14 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r2, #155 @ 0x9b │ │ │ │ - bl 23a50 <__assert_fail@plt> │ │ │ │ - eoreq r6, lr, r4, lsr sl │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq r3, pc, r4, lsr r8 @ │ │ │ │ - strdeq r6, [lr], -r8 @ │ │ │ │ - andseq fp, r7, ip, lsr #32 │ │ │ │ - andseq r5, fp, r4, asr r5 │ │ │ │ - mulseq r7, r4, pc @ │ │ │ │ - andseq sl, r7, r4, lsr #31 │ │ │ │ + bl 23988 <__assert_fail@plt> │ │ │ │ + eorseq r4, r0, r8, ror #19 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq r1, r1, r0, ror #15 │ │ │ │ + ldrhteq r4, [r0], -r4 │ │ │ │ + andseq fp, r8, ip, lsl r2 │ │ │ │ + andseq r5, ip, r4, asr #14 │ │ │ │ + andseq fp, r8, r4, lsl #3 │ │ │ │ + mulseq r8, r4, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r2, [pc, #380] @ 57b50 │ │ │ │ + ldr r2, [pc, #388] @ 59bb8 │ │ │ │ sub sp, sp, #8 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #360] @ 57b54 │ │ │ │ - mov r1, #4 │ │ │ │ + ldr r4, [pc, #376] @ 59bbc │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r2, [pc, #368] @ 59bc0 │ │ │ │ + mov r1, #4 │ │ │ │ mov r0, #41 @ 0x29 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r4, [pc, #344] @ 57b58 │ │ │ │ - ldr ip, [pc, #344] @ 57b5c │ │ │ │ - ldr r3, [pc, #344] @ 57b60 │ │ │ │ add r4, pc, r4 │ │ │ │ - add ip, pc, ip │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr ip, [pc, #348] @ 59bc4 │ │ │ │ mov r2, r4 │ │ │ │ - str ip, [sp] │ │ │ │ - add r3, pc, r3 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr ip, [pc, #312] @ 57b64 │ │ │ │ - ldr r3, [pc, #312] @ 57b68 │ │ │ │ + ldr r3, [pc, #336] @ 59bc8 │ │ │ │ add ip, pc, ip │ │ │ │ - mov r2, r4 │ │ │ │ - str ip, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ + str ip, [sp] │ │ │ │ + bl b155c │ │ │ │ + ldr r0, [pc, #320] @ 59bcc │ │ │ │ + mov r2, r4 │ │ │ │ mov r1, #4 │ │ │ │ + ldr r3, [pc, #312] @ 59bd0 │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r0, [sp] │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr ip, [pc, #284] @ 57b6c │ │ │ │ - ldr r3, [pc, #284] @ 57b70 │ │ │ │ - add ip, pc, ip │ │ │ │ + bl b155c │ │ │ │ + ldr r0, [pc, #292] @ 59bd4 │ │ │ │ mov r2, r4 │ │ │ │ - str ip, [sp] │ │ │ │ - add r3, pc, r3 │ │ │ │ mov r1, #4 │ │ │ │ + ldr r3, [pc, #284] @ 59bd8 │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r0, [sp] │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr ip, [pc, #256] @ 57b74 │ │ │ │ - ldr r3, [pc, #256] @ 57b78 │ │ │ │ - add ip, pc, ip │ │ │ │ + bl b155c │ │ │ │ + ldr r0, [pc, #264] @ 59bdc │ │ │ │ mov r2, r4 │ │ │ │ - str ip, [sp] │ │ │ │ - add r3, pc, r3 │ │ │ │ mov r1, #4 │ │ │ │ + ldr r3, [pc, #256] @ 59be0 │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r0, [sp] │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr ip, [pc, #228] @ 57b7c │ │ │ │ - ldr r3, [pc, #228] @ 57b80 │ │ │ │ - add ip, pc, ip │ │ │ │ + bl b155c │ │ │ │ + ldr r0, [pc, #236] @ 59be4 │ │ │ │ mov r2, r4 │ │ │ │ - str ip, [sp] │ │ │ │ - add r3, pc, r3 │ │ │ │ mov r1, #4 │ │ │ │ + ldr r3, [pc, #228] @ 59be8 │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r0, [sp] │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr ip, [pc, #200] @ 57b84 │ │ │ │ - ldr r3, [pc, #200] @ 57b88 │ │ │ │ - add ip, pc, ip │ │ │ │ + bl b155c │ │ │ │ + ldr r0, [pc, #208] @ 59bec │ │ │ │ mov r2, r4 │ │ │ │ - str ip, [sp] │ │ │ │ - add r3, pc, r3 │ │ │ │ mov r1, #4 │ │ │ │ + ldr r3, [pc, #200] @ 59bf0 │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r0, [sp] │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr ip, [pc, #172] @ 57b8c │ │ │ │ - ldr r3, [pc, #172] @ 57b90 │ │ │ │ - add ip, pc, ip │ │ │ │ + bl b155c │ │ │ │ + ldr r0, [pc, #180] @ 59bf4 │ │ │ │ mov r2, r4 │ │ │ │ - str ip, [sp] │ │ │ │ + mov r1, #4 │ │ │ │ + ldr r3, [pc, #172] @ 59bf8 │ │ │ │ + add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ + str r0, [sp] │ │ │ │ + mov r0, #3 │ │ │ │ + bl b155c │ │ │ │ + ldr ip, [pc, #152] @ 59bfc │ │ │ │ + mov r2, r4 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr ip, [pc, #144] @ 57b94 │ │ │ │ - ldr r3, [pc, #144] @ 57b98 │ │ │ │ + ldr r3, [pc, #140] @ 59c00 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, r4 │ │ │ │ str ip, [sp] │ │ │ │ + bl b155c │ │ │ │ + ldr r2, [pc, #124] @ 59c04 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #116] @ 57b9c │ │ │ │ - mov r1, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #100] @ 57ba0 │ │ │ │ + bl b155c │ │ │ │ + ldr r2, [pc, #108] @ 59c08 │ │ │ │ mov r1, #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + add sp, sp, #8 │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ add sp, sp, #8 │ │ │ │ - pop {r4, lr} │ │ │ │ - b ab6e0 │ │ │ │ - andseq sl, r7, ip, ror #31 │ │ │ │ - andseq fp, r7, r0 │ │ │ │ - andseq fp, r7, r0 │ │ │ │ - andseq fp, r7, ip │ │ │ │ - andseq r0, r7, r8, asr #17 │ │ │ │ - andseq fp, r7, ip │ │ │ │ - @ instruction: 0x0017aff8 │ │ │ │ - andseq fp, r7, r0, lsr #32 │ │ │ │ - andseq fp, r7, r4 │ │ │ │ - andseq fp, r7, r4, lsr r0 │ │ │ │ - andseq fp, r7, r0, lsr #32 │ │ │ │ - andseq fp, r7, ip, lsr #32 │ │ │ │ - andseq fp, r7, r8, lsl r0 │ │ │ │ - andseq fp, r7, ip, lsr r0 │ │ │ │ - andseq fp, r7, r8, lsr #32 │ │ │ │ - andseq fp, r7, r4, asr #32 │ │ │ │ - @ instruction: 0x0016fff4 │ │ │ │ - andseq fp, r7, r0, rrx │ │ │ │ - andseq fp, r7, ip, asr #32 │ │ │ │ - andseq fp, r7, ip, rrx │ │ │ │ - andseq r5, r7, r4, lsl #21 │ │ │ │ + b b155c │ │ │ │ + @ instruction: 0x0018b1d0 │ │ │ │ + andseq fp, r8, r0, lsl #4 │ │ │ │ + andseq fp, r8, r4, ror #3 │ │ │ │ + @ instruction: 0x0018b1f0 │ │ │ │ + @ instruction: 0x00180ab4 │ │ │ │ + @ instruction: 0x0018b1f4 │ │ │ │ + andseq fp, r8, r8, ror #3 │ │ │ │ + andseq fp, r8, r8, lsl #4 │ │ │ │ + @ instruction: 0x0018b1f4 │ │ │ │ + andseq fp, r8, ip, lsl r2 │ │ │ │ + andseq fp, r8, r0, lsl r2 │ │ │ │ + andseq fp, r8, r4, lsl r2 │ │ │ │ + andseq fp, r8, r8, lsl #4 │ │ │ │ + andseq fp, r8, r4, lsr #4 │ │ │ │ + andseq fp, r8, r8, lsl r2 │ │ │ │ + andseq fp, r8, ip, lsr #4 │ │ │ │ + andseq r0, r8, r4, ror #3 │ │ │ │ + andseq fp, r8, r4, asr #4 │ │ │ │ + andseq fp, r8, r0, lsr r2 │ │ │ │ + andseq fp, r8, r8, asr r2 │ │ │ │ + andseq r5, r8, r0, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r1, [pc, #464] @ 57d8c │ │ │ │ - ldr r2, [pc, #464] @ 57d90 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r1, r2] │ │ │ │ - ldr r4, [pc, #456] @ 57d94 │ │ │ │ + ldr r2, [pc, #480] @ 59e10 │ │ │ │ sub sp, sp, #8 │ │ │ │ - ldr r3, [pc, #452] @ 57d98 │ │ │ │ - ldr r2, [r2] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - mov r2, #0 │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r3, [pc, #472] @ 59e14 │ │ │ │ + ldr r4, [pc, #472] @ 59e18 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #468] @ 59e1c │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ add r4, pc, r4 │ │ │ │ - ldr r6, [r4, r3] │ │ │ │ - ldr r2, [pc, #432] @ 57d9c │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r3, [pc, #428] @ 57da0 │ │ │ │ - str r1, [r6] │ │ │ │ + ldr r2, [pc, #460] @ 59e20 │ │ │ │ + ldr r3, [r3] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov r3, #0 │ │ │ │ + ldr r3, [pc, #448] @ 59e24 │ │ │ │ + ldr r6, [r4, r1] │ │ │ │ + str r0, [r6] │ │ │ │ ldr r7, [r4, r2] │ │ │ │ - str r1, [r7] │ │ │ │ + str r0, [r7] │ │ │ │ ldr r5, [r4, r3] │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #1 │ │ │ │ - bge 57c54 │ │ │ │ - ldr r2, [pc, #400] @ 57da4 │ │ │ │ - ldr r3, [pc, #376] @ 57d90 │ │ │ │ + bge 59cd8 │ │ │ │ + ldr r2, [pc, #416] @ 59e28 │ │ │ │ + ldr r3, [pc, #392] @ 59e14 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 57d88 │ │ │ │ - ldr r2, [pc, #368] @ 57da8 │ │ │ │ - ldr r3, [pc, #368] @ 57dac │ │ │ │ + bne 59e0c │ │ │ │ + ldr r2, [pc, #384] @ 59e2c │ │ │ │ + ldr r3, [pc, #384] @ 59e30 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r2] │ │ │ │ ldr r0, [r3] │ │ │ │ add sp, sp, #8 │ │ │ │ - pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 3ea44 │ │ │ │ - ldr r8, [pc, #340] @ 57db0 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + ldr lr, [sp, #20] │ │ │ │ + add sp, sp, #24 │ │ │ │ + b 3f948 │ │ │ │ + ldr r8, [pc, #340] @ 59e34 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r8, #4] │ │ │ │ - bl 228bc │ │ │ │ + bl 22818 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 57c0c │ │ │ │ + beq 59c80 │ │ │ │ ldr r0, [r8, #4] │ │ │ │ mov r1, sp │ │ │ │ ldr r5, [r5] │ │ │ │ - bl 23864 │ │ │ │ + bl 2379c │ │ │ │ ldr r3, [sp] │ │ │ │ cmp r3, r5 │ │ │ │ suble r5, r3, #1 │ │ │ │ cmn r5, #1 │ │ │ │ - beq 57cd4 │ │ │ │ + beq 59d58 │ │ │ │ bic r5, r5, r5, asr #31 │ │ │ │ - ldr r3, [pc, #272] @ 57dac │ │ │ │ + ldr r3, [pc, #272] @ 59e30 │ │ │ │ add r5, r5, r5, lsl #1 │ │ │ │ - ldr r2, [r4, r3] │ │ │ │ add r5, r0, r5, lsl #2 │ │ │ │ - ldr r3, [pc, #252] @ 57da8 │ │ │ │ - ldrsh r1, [r5, #8] │ │ │ │ - str r1, [r2] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ + ldrsh r2, [r5, #8] │ │ │ │ + str r2, [r3] │ │ │ │ + ldr r3, [pc, #244] @ 59e2c │ │ │ │ ldrsh r2, [r5, #10] │ │ │ │ + ldr r3, [r4, r3] │ │ │ │ str r2, [r3] │ │ │ │ ldrsh r3, [r5, #4] │ │ │ │ str r3, [r7] │ │ │ │ ldrsh r3, [r5, #6] │ │ │ │ str r3, [r6] │ │ │ │ - bl 2213c │ │ │ │ - b 57c0c │ │ │ │ - ldr r2, [pc, #216] @ 57db4 │ │ │ │ - ldr ip, [pc, #216] @ 57db8 │ │ │ │ + bl 22098 │ │ │ │ + b 59c80 │ │ │ │ + ldr r2, [pc, #216] @ 59e38 │ │ │ │ + sub r5, r3, #1 │ │ │ │ + cmp r5, #0 │ │ │ │ + ldr ip, [pc, #208] @ 59e3c │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr ip, [r4, ip] │ │ │ │ ldr r2, [r2] │ │ │ │ ldr ip, [ip] │ │ │ │ add r1, r2, r2, lsr #31 │ │ │ │ - ldr r2, [pc, #196] @ 57dbc │ │ │ │ + ldr r2, [pc, #188] @ 59e40 │ │ │ │ add ip, ip, r1, asr #1 │ │ │ │ - ldr r1, [pc, #192] @ 57dc0 │ │ │ │ + ldr r1, [pc, #184] @ 59e44 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r2, [r2] │ │ │ │ ldr lr, [r1] │ │ │ │ - sub r5, r3, #1 │ │ │ │ add r2, r2, r2, lsr #31 │ │ │ │ - cmp r5, #0 │ │ │ │ add lr, lr, r2, asr #1 │ │ │ │ - ble 57c90 │ │ │ │ + ble 59d14 │ │ │ │ add r3, r3, r3, lsl #1 │ │ │ │ add r3, r0, r3, lsl #2 │ │ │ │ ldrsh r1, [r3, #-8] │ │ │ │ ldrsh r2, [r3, #-4] │ │ │ │ add r2, r2, r1 │ │ │ │ cmp ip, r2 │ │ │ │ movgt r2, #0 │ │ │ │ movle r2, #1 │ │ │ │ cmp ip, r1 │ │ │ │ movlt r2, #0 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 57d78 │ │ │ │ + beq 59dfc │ │ │ │ ldrsh r1, [r3, #-6] │ │ │ │ ldrsh r2, [r3, #-2] │ │ │ │ add r2, r2, r1 │ │ │ │ cmp lr, r2 │ │ │ │ movgt r2, #0 │ │ │ │ movle r2, #1 │ │ │ │ cmp lr, r1 │ │ │ │ movlt r2, #0 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 57c90 │ │ │ │ + bne 59d14 │ │ │ │ subs r5, r5, #1 │ │ │ │ sub r3, r3, #12 │ │ │ │ - bne 57d28 │ │ │ │ - b 57c90 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq r6, lr, r4, lsl #14 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq r6, lr, r4, ror #13 │ │ │ │ - muleq r0, ip, sl │ │ │ │ - andeq r1, r0, r4, lsr #13 │ │ │ │ + bne 59dac │ │ │ │ + b 59d14 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + mlaseq r0, r4, r6, r4 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq r4, r0, r8, lsl #13 │ │ │ │ + andeq r1, r0, r8, lsl #21 │ │ │ │ + muleq r0, r0, r6 │ │ │ │ + ldrdeq r1, [r0], -ip │ │ │ │ + eorseq r4, r0, r8, asr #12 │ │ │ │ + andeq r1, r0, r4, asr #13 │ │ │ │ + ldrdeq r1, [r0], -r4 │ │ │ │ + eorseq r1, r1, r8, lsl #8 │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ - eoreq r6, lr, ip, lsr #13 │ │ │ │ - ldrdeq r1, [r0], -r8 │ │ │ │ - andeq r1, r0, r8, ror #25 │ │ │ │ - eoreq r3, pc, ip, lsl #9 │ │ │ │ - andeq r1, r0, r4, lsl #22 │ │ │ │ - andeq r1, r0, r4, asr r8 │ │ │ │ - andeq r1, r0, r4, ror #19 │ │ │ │ - andeq r1, r0, r4, asr #22 │ │ │ │ + andeq r1, r0, r0, asr #16 │ │ │ │ + ldrdeq r1, [r0], -r0 │ │ │ │ + andeq r1, r0, r0, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r4, [pc, #104] @ 57e44 │ │ │ │ - ldr r5, [pc, #104] @ 57e48 │ │ │ │ + ldr r4, [pc, #128] @ 59ee8 │ │ │ │ + ldr r5, [pc, #128] @ 59eec │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 57e2c │ │ │ │ - ldr r2, [pc, #84] @ 57e4c │ │ │ │ + beq 59ec4 │ │ │ │ + ldr r2, [pc, #108] @ 59ef0 │ │ │ │ mov r1, #6 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r0, #0 │ │ │ │ - bl 22e68 │ │ │ │ + bl 22dc4 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 25508 │ │ │ │ - ldr r3, [pc, #52] @ 57e50 │ │ │ │ + bl 25434 │ │ │ │ + ldr r3, [pc, #76] @ 59ef4 │ │ │ │ mov r2, #0 │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r2, [r4, #4] │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #12 │ │ │ │ str r2, [r3] │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - ldr r2, [pc, #32] @ 57e54 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - add r2, pc, r2 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r2, [pc, #44] @ 59ef8 │ │ │ │ mov r1, #6 │ │ │ │ mov r0, #3 │ │ │ │ - b ab6e0 │ │ │ │ - eoreq r3, pc, r8, lsl #6 │ │ │ │ - ldrdeq r6, [lr], -ip @ │ │ │ │ - andseq sl, r7, ip, lsl lr │ │ │ │ - andeq r1, r0, r0, lsl #12 │ │ │ │ - andseq sl, r7, ip, lsr #27 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ + add sp, sp, #16 │ │ │ │ + b b155c │ │ │ │ + eorseq r1, r1, ip, ror r2 │ │ │ │ + eorseq r4, r0, r0, ror #8 │ │ │ │ + @ instruction: 0x0018afdc │ │ │ │ + andeq r1, r0, ip, ror #11 │ │ │ │ + andseq sl, r8, r8, asr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bic r3, r0, #32 │ │ │ │ + mov r4, r0 │ │ │ │ sub r3, r3, #65 @ 0x41 │ │ │ │ cmp r3, #25 │ │ │ │ - mov r4, r0 │ │ │ │ - bls 57eac │ │ │ │ + bls 59f54 │ │ │ │ sub r3, r0, #48 @ 0x30 │ │ │ │ cmp r3, #9 │ │ │ │ - bls 57eac │ │ │ │ + bls 59f54 │ │ │ │ sub r3, r0, #1 │ │ │ │ cmp r3, #254 @ 0xfe │ │ │ │ - bhi 57eb8 │ │ │ │ - ldr r0, [pc, #60] @ 57ed8 │ │ │ │ + bhi 59f68 │ │ │ │ + ldr r0, [pc, #76] @ 59f90 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 24b6c │ │ │ │ + bl 24a98 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 57eb8 │ │ │ │ + beq 59f68 │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - pop {r4, lr} │ │ │ │ - b 33e84 │ │ │ │ - ldr r0, [pc, #28] @ 57edc │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #8 │ │ │ │ + b 344cc │ │ │ │ + ldr r0, [pc, #36] @ 59f94 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #24 │ │ │ │ - bl 3f974 │ │ │ │ + bl 40960 │ │ │ │ subs r4, r0, #0 │ │ │ │ - popeq {r4, pc} │ │ │ │ - b 57eac │ │ │ │ - andseq sl, r7, r8, lsl #27 │ │ │ │ - andseq r5, fp, ip, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 57f00 │ │ │ │ - ldr ip, [pc, #24] @ 57f04 │ │ │ │ + bne 59f54 │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + andseq sl, r8, r0, lsr pc │ │ │ │ + @ instruction: 0x001c51bc │ │ │ │ + ldr r3, [pc, #28] @ 59fbc │ │ │ │ + ldr ip, [pc, #28] @ 59fc0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, ip] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - bxge lr │ │ │ │ - b 57368 │ │ │ │ - ldrdeq r6, [lr], -r8 @ │ │ │ │ - @ instruction: 0x000018bc │ │ │ │ + bge 59fb8 │ │ │ │ + b 59380 │ │ │ │ + bx lr │ │ │ │ + eorseq r4, r0, r0, lsr r3 │ │ │ │ + andeq r1, r0, r8, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r8, r2 │ │ │ │ - ldr r2, [pc, #228] @ 58008 │ │ │ │ - ldr r3, [pc, #228] @ 5800c │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ + ldr r2, [pc, #248] @ 5a0e4 │ │ │ │ sub sp, sp, #32 │ │ │ │ - mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ + mov r6, r0 │ │ │ │ + ldr r3, [pc, #236] @ 5a0e8 │ │ │ │ + ldr r5, [pc, #236] @ 5a0ec │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + add r5, pc, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 21fb0 │ │ │ │ - ldr r5, [pc, #192] @ 58010 │ │ │ │ - ldr r3, [pc, #192] @ 58014 │ │ │ │ - add r5, pc, r5 │ │ │ │ - mov r1, r7 │ │ │ │ - bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ - str r2, [sp, #16] │ │ │ │ - ldr r3, [r5, r3] │ │ │ │ - ldr r2, [pc, #172] @ 58018 │ │ │ │ - ldr r3, [r3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - cmp r3, #0 │ │ │ │ - moveq r3, r8 │ │ │ │ + bl 21f18 │ │ │ │ + ldr r2, [pc, #208] @ 5a0f0 │ │ │ │ + bic r1, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r4, r0 │ │ │ │ - str r2, [sp, #24] │ │ │ │ mov r0, r6 │ │ │ │ + ldr r3, [pc, #196] @ 5a0f4 │ │ │ │ + str r1, [sp, #16] │ │ │ │ + mov r1, r7 │ │ │ │ + ldr r2, [r5, r2] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + ldr r3, [r2] │ │ │ │ add r2, sp, #20 │ │ │ │ + cmp r3, #0 │ │ │ │ + moveq r3, r8 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 22c94 │ │ │ │ + bl 22bf0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, r4 │ │ │ │ - beq 57fc8 │ │ │ │ - ldr r2, [pc, #120] @ 5801c │ │ │ │ - ldr r3, [pc, #100] @ 5800c │ │ │ │ + beq 5a0a0 │ │ │ │ + ldr r2, [pc, #140] @ 5a0f8 │ │ │ │ + ldr r3, [pc, #120] @ 5a0e8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 58004 │ │ │ │ + bne 5a0e0 │ │ │ │ add sp, sp, #32 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r3, [pc, #80] @ 58020 │ │ │ │ - mov ip, #1 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r3, #88] @ 0x58 │ │ │ │ - mov r4, #32 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r2, [pc, #84] @ 5a0fc │ │ │ │ add r3, sp, #16 │ │ │ │ - mov r5, #0 │ │ │ │ - str r3, [sp, #8] │ │ │ │ + mov ip, #1 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - mov r3, #6 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + mov r3, #0 │ │ │ │ str ip, [sp, #12] │ │ │ │ - strd r4, [sp] │ │ │ │ - bl 24f50 │ │ │ │ - b 57f9c │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - mlaeq lr, ip, r3, r6 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq r6, lr, r0, ror r3 │ │ │ │ - andeq r1, r0, ip, ror r6 │ │ │ │ - andseq r0, r7, r4, lsl #28 │ │ │ │ - eoreq r6, lr, ip, lsl r3 │ │ │ │ - eoreq r3, pc, r4, lsl r1 @ │ │ │ │ - ldr ip, [pc, #164] @ 580d0 │ │ │ │ - push {r4, r5, lr} │ │ │ │ + mov ip, #32 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov r3, #6 │ │ │ │ + ldr r2, [r2, #88] @ 0x58 │ │ │ │ + str ip, [sp] │ │ │ │ + bl 24e7c │ │ │ │ + b 5a064 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + ldrsbteq r4, [r0], -r4 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq r4, r0, ip, asr #5 │ │ │ │ + andeq r1, r0, r8, ror #12 │ │ │ │ + andseq r0, r8, r8, lsl #31 │ │ │ │ + eorseq r4, r0, r4, ror #4 │ │ │ │ + eorseq r1, r1, r0, lsr #32 │ │ │ │ + ldr ip, [pc, #176] @ 5a1b8 │ │ │ │ + strd r4, [sp, #-12]! │ │ │ │ + str lr, [sp, #8] │ │ │ │ + ldr lr, [pc, #168] @ 5a1bc │ │ │ │ add ip, pc, ip │ │ │ │ - ldr lr, [pc, #156] @ 580d4 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr ip, [ip, lr] │ │ │ │ ldr r5, [ip] │ │ │ │ cmp r5, #0 │ │ │ │ moveq lr, #12 │ │ │ │ - beq 58064 │ │ │ │ - ldr ip, [pc, #132] @ 580d8 │ │ │ │ + beq 5a144 │ │ │ │ + ldr ip, [pc, #140] @ 5a1c0 │ │ │ │ mov lr, #140 @ 0x8c │ │ │ │ - add ip, pc, ip │ │ │ │ mov r5, #128 @ 0x80 │ │ │ │ + add ip, pc, ip │ │ │ │ strd r2, [ip, #136] @ 0x88 │ │ │ │ strd r2, [ip, #144] @ 0x90 │ │ │ │ - ldr ip, [pc, #112] @ 580dc │ │ │ │ + ldr ip, [pc, #120] @ 5a1c4 │ │ │ │ cmp r4, #0 │ │ │ │ - add ip, pc, ip │ │ │ │ - strd r2, [ip, #104] @ 0x68 │ │ │ │ movne r4, r3 │ │ │ │ - ldr r3, [pc, #96] @ 580e0 │ │ │ │ - moveq r2, r4 │ │ │ │ - add r3, pc, r3 │ │ │ │ orrne lr, r5, #44 @ 0x2c │ │ │ │ - strd r0, [ip, #96] @ 0x60 │ │ │ │ orr lr, lr, #784 @ 0x310 │ │ │ │ + add ip, pc, ip │ │ │ │ + strd r0, [ip, #96] @ 0x60 │ │ │ │ mov r1, #4 │ │ │ │ - str r2, [r3, #120] @ 0x78 │ │ │ │ - mov r2, #0 │ │ │ │ - mov ip, #10 │ │ │ │ + mov r0, #10 │ │ │ │ + strd r2, [ip, #104] @ 0x68 │ │ │ │ + moveq r2, r4 │ │ │ │ + mov ip, #0 │ │ │ │ + ldr r3, [pc, #76] @ 5a1c8 │ │ │ │ + add r3, pc, r3 │ │ │ │ str lr, [r3, #92] @ 0x5c │ │ │ │ - str r4, [r3, #124] @ 0x7c │ │ │ │ - str r1, [r3, #116] @ 0x74 │ │ │ │ + ldr lr, [sp, #8] │ │ │ │ str r1, [r3, #112] @ 0x70 │ │ │ │ - str r2, [r3, #152] @ 0x98 │ │ │ │ - str r2, [r3, #156] @ 0x9c │ │ │ │ - pop {r4, r5, lr} │ │ │ │ - add r2, r3, #92 @ 0x5c │ │ │ │ + str r1, [r3, #116] @ 0x74 │ │ │ │ ldr r1, [r3, #164] @ 0xa4 │ │ │ │ + str r2, [r3, #120] @ 0x78 │ │ │ │ + add r2, r3, #92 @ 0x5c │ │ │ │ + str r4, [r3, #124] @ 0x7c │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #12 │ │ │ │ + str ip, [r3, #152] @ 0x98 │ │ │ │ + str r0, [r3, #160] @ 0xa0 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ - str ip, [r3, #160] @ 0xa0 │ │ │ │ - b 22bbc │ │ │ │ - mlaeq lr, r4, r2, r6 │ │ │ │ - muleq r0, r4, r8 │ │ │ │ - mlaeq pc, r0, r0, r3 @ │ │ │ │ - eoreq r3, pc, r8, ror r0 @ │ │ │ │ - eoreq r3, pc, r4, rrx │ │ │ │ + str ip, [r3, #156] @ 0x9c │ │ │ │ + b 22b18 │ │ │ │ + eorseq r4, r0, r0, asr #3 │ │ │ │ + andeq r1, r0, r0, lsl #17 │ │ │ │ + eorseq r0, r1, ip, lsr #31 │ │ │ │ + eorseq r0, r1, ip, lsl #31 │ │ │ │ + eorseq r0, r1, ip, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ - mov ip, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ - ldr r8, [pc, #140] @ 58190 │ │ │ │ - str ip, [sp] │ │ │ │ + mov ip, #0 │ │ │ │ + ldr r8, [pc, #152] @ 5a290 │ │ │ │ mov r4, r3 │ │ │ │ mov r6, r0 │ │ │ │ + str ip, [sp] │ │ │ │ mov r7, r1 │ │ │ │ mov r5, r2 │ │ │ │ - bl 58024 │ │ │ │ - ldr r3, [pc, #116] @ 58194 │ │ │ │ + bl 5a100 │ │ │ │ + ldr r3, [pc, #128] @ 5a294 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 5814c │ │ │ │ - ldr r3, [pc, #96] @ 58198 │ │ │ │ + beq 5a250 │ │ │ │ + ldr r3, [pc, #108] @ 5a298 │ │ │ │ add r3, pc, r3 │ │ │ │ strd r6, [r3, #168] @ 0xa8 │ │ │ │ str r5, [r3, #176] @ 0xb0 │ │ │ │ str r4, [r3, #180] @ 0xb4 │ │ │ │ add sp, sp, #8 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r1, [pc, #72] @ 5819c │ │ │ │ - ldr r0, [pc, #72] @ 581a0 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r1, [pc, #68] @ 5a29c │ │ │ │ + mov r3, r7 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r0, [pc, #60] @ 5a2a0 │ │ │ │ ldr r1, [r8, r1] │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [r1] │ │ │ │ - ldr r1, [pc, #60] @ 581a4 │ │ │ │ - mov r3, r7 │ │ │ │ + ldr r1, [pc, #48] @ 5a2a4 │ │ │ │ ldr r1, [r8, r1] │ │ │ │ - mov r2, r6 │ │ │ │ str r5, [sp] │ │ │ │ str r4, [r1] │ │ │ │ str r4, [sp, #4] │ │ │ │ ldr r1, [r0, #164] @ 0xa4 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ - bl 24ddc │ │ │ │ - add sp, sp, #8 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - eoreq r6, lr, r4, lsr #3 │ │ │ │ - andeq r1, r0, r4, lsl sp │ │ │ │ - strhteq r2, [pc], -r0 │ │ │ │ - andeq r1, r0, r4, lsl #22 │ │ │ │ - eoreq r2, pc, ip, lsl #31 │ │ │ │ - andeq r1, r0, r4, ror #19 │ │ │ │ + bl 24d08 │ │ │ │ + b 5a238 │ │ │ │ + eorseq r4, r0, r0, asr #1 │ │ │ │ + andeq r1, r0, r0, lsl #26 │ │ │ │ + ldrhteq r0, [r1], -ip │ │ │ │ + strdeq r1, [r0], -r0 │ │ │ │ + eorseq r0, r1, r0, lsl #29 │ │ │ │ + ldrdeq r1, [r0], -r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ - ldr lr, [pc, #280] @ 582d8 │ │ │ │ + ldr ip, [pc, #288] @ 5a3e8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #268] @ 582dc │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r3, [lr, r3] │ │ │ │ sub sp, sp, #96 @ 0x60 │ │ │ │ + ldr r3, [pc, #272] @ 5a3ec │ │ │ │ + ldr r5, [sp, #116] @ 0x74 │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr lr, [sp, #120] @ 0x78 │ │ │ │ + ldr r3, [ip, r3] │ │ │ │ + ldr ip, [sp, #124] @ 0x7c │ │ │ │ + ldr r6, [pc, #252] @ 5a3f0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ mov r3, #0 │ │ │ │ + stm sp, {r5, lr} │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ - str r0, [sp, #20] │ │ │ │ - mov r0, #0 │ │ │ │ + str ip, [sp, #12] │ │ │ │ + mov ip, #0 │ │ │ │ + str ip, [sp, #8] │ │ │ │ + add r6, pc, r6 │ │ │ │ + str ip, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ - str r0, [sp, #16] │ │ │ │ - str r0, [sp, #8] │ │ │ │ - str r0, [sp, #36] @ 0x24 │ │ │ │ - str r0, [sp, #44] @ 0x2c │ │ │ │ - str r0, [sp, #56] @ 0x38 │ │ │ │ - mov r0, #10 │ │ │ │ + str r0, [sp, #20] │ │ │ │ + mov r0, r4 │ │ │ │ + str ip, [sp, #36] @ 0x24 │ │ │ │ moveq r3, #8 │ │ │ │ + str ip, [sp, #44] @ 0x2c │ │ │ │ + str ip, [sp, #56] @ 0x38 │ │ │ │ + add ip, sp, #32 │ │ │ │ strne r3, [sp, #84] @ 0x54 │ │ │ │ - ldr ip, [sp, #116] @ 0x74 │ │ │ │ movwne r3, #8200 @ 0x2008 │ │ │ │ - ldr r5, [sp, #124] @ 0x7c │ │ │ │ - str r0, [sp, #48] @ 0x30 │ │ │ │ - add r0, sp, #32 │ │ │ │ - ldr lr, [sp, #120] @ 0x78 │ │ │ │ + str ip, [sp, #28] │ │ │ │ + mov ip, #10 │ │ │ │ str r3, [sp, #24] │ │ │ │ - str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ - str lr, [sp, #4] │ │ │ │ - str ip, [sp] │ │ │ │ - str r0, [sp, #28] │ │ │ │ - mov r0, r4 │ │ │ │ - bl 238dc │ │ │ │ - ldr r6, [pc, #140] @ 582e0 │ │ │ │ - mov r3, #1 │ │ │ │ - add r6, pc, r6 │ │ │ │ - add r2, r6, #184 @ 0xb8 │ │ │ │ + str ip, [sp, #48] @ 0x30 │ │ │ │ + bl 23814 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ + mov r3, #1 │ │ │ │ + add r2, r6, #184 @ 0xb8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 243e0 │ │ │ │ + bl 24318 │ │ │ │ ldr r1, [r6, #188] @ 0xbc │ │ │ │ cmp r1, #0 │ │ │ │ - beq 582b4 │ │ │ │ + beq 5a3c4 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 237f8 │ │ │ │ - ldr r2, [pc, #88] @ 582e4 │ │ │ │ - ldr r3, [pc, #76] @ 582dc │ │ │ │ + bl 23730 │ │ │ │ + ldr r2, [pc, #100] @ 5a3f4 │ │ │ │ + ldr r3, [pc, #88] @ 5a3ec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 582d4 │ │ │ │ + bne 5a3e4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #96 @ 0x60 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 21dc4 │ │ │ │ + bl 21d2c │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r6, #188] @ 0xbc │ │ │ │ - b 58278 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - strdeq r6, [lr], -r4 @ │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - mlaeq pc, r0, lr, r2 @ │ │ │ │ - eoreq r6, lr, r4, lsr r0 │ │ │ │ + b 5a37c │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + ldrshteq r3, [r0], -r4 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + ldrsbteq r0, [r1], -r4 │ │ │ │ + eorseq r3, r0, r0, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ - str r0, [ip, #4032] @ 0xfc0 │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ + str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r3 │ │ │ │ - ldr r3, [pc, #336] @ 58454 │ │ │ │ + ldr r3, [pc, #368] @ 5a594 │ │ │ │ mov r4, r2 │ │ │ │ + sub sp, sp, #20 │ │ │ │ + ldr ip, [sp, #56] @ 0x38 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #188] @ 0xbc │ │ │ │ - ldr r3, [pc, #324] @ 58458 │ │ │ │ - sub sp, sp, #28 │ │ │ │ + ldr r3, [pc, #348] @ 5a598 │ │ │ │ cmp r2, #0 │ │ │ │ - ldr ip, [sp, #64] @ 0x40 │ │ │ │ add r3, pc, r3 │ │ │ │ - beq 583d8 │ │ │ │ + beq 5a50c │ │ │ │ cmp ip, #0 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ - bne 583e0 │ │ │ │ - ldr r1, [pc, #288] @ 5845c │ │ │ │ + bne 5a528 │ │ │ │ + ldr r1, [pc, #320] @ 5a59c │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r8, [r1] │ │ │ │ - ldr r1, [pc, #280] @ 58460 │ │ │ │ + ldr r1, [pc, #312] @ 5a5a0 │ │ │ │ ldr r3, [r3, r1] │ │ │ │ ldr sl, [r3] │ │ │ │ cmp r5, r8 │ │ │ │ - movlt r3, #0 │ │ │ │ - movge r3, #1 │ │ │ │ + movlt fp, #0 │ │ │ │ + movge fp, #1 │ │ │ │ cmp sl, r4 │ │ │ │ - movgt r3, #0 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 583d8 │ │ │ │ + movgt fp, #0 │ │ │ │ + cmp fp, #0 │ │ │ │ + bne 5a50c │ │ │ │ sub r9, r8, r5 │ │ │ │ + mov r3, fp │ │ │ │ + str fp, [sp] │ │ │ │ add r9, r9, r9, lsr #31 │ │ │ │ - asr r9, r9, #1 │ │ │ │ - ldr fp, [pc, #232] @ 58464 │ │ │ │ mov r1, r7 │ │ │ │ - stm sp, {r3, sl} │ │ │ │ mov r0, r6 │ │ │ │ + str sl, [sp, #4] │ │ │ │ + asr r9, r9, #1 │ │ │ │ sub r8, r8, r9 │ │ │ │ - str r9, [sp, #8] │ │ │ │ - str r3, [sp, #20] │ │ │ │ - add fp, pc, fp │ │ │ │ - bl 23150 │ │ │ │ sub r8, r8, #1 │ │ │ │ - add r1, r9, #1 │ │ │ │ - ldr r2, [fp, #188] @ 0xbc │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - str r1, [sp, #8] │ │ │ │ - mov r0, r6 │ │ │ │ - mov r1, r7 │ │ │ │ + str r9, [sp, #8] │ │ │ │ + bl 230a0 │ │ │ │ stm sp, {r8, sl} │ │ │ │ - bl 23150 │ │ │ │ + add r3, r9, #1 │ │ │ │ + mov r1, r7 │ │ │ │ + ldr r8, [pc, #216] @ 5a5a4 │ │ │ │ + mov r0, r6 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + mov r3, fp │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r8, #188] @ 0xbc │ │ │ │ + bl 230a0 │ │ │ │ cmp sl, r4 │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - bgt 583fc │ │ │ │ + bgt 5a544 │ │ │ │ mov r0, r6 │ │ │ │ - add sp, sp, #28 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 21a70 │ │ │ │ - add sp, sp, #28 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #128] @ 58468 │ │ │ │ + add sp, sp, #20 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + ldr lr, [sp, #32] │ │ │ │ + add sp, sp, #36 @ 0x24 │ │ │ │ + b 219d8 │ │ │ │ + add sp, sp, #20 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r1, [pc, #120] @ 5a5a8 │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r8, [r1] │ │ │ │ - ldr r1, [pc, #120] @ 5846c │ │ │ │ + ldr r1, [pc, #112] @ 5a5ac │ │ │ │ ldr r3, [r3, r1] │ │ │ │ ldr sl, [r3] │ │ │ │ - b 5834c │ │ │ │ + b 5a46c │ │ │ │ sub r4, sl, r4 │ │ │ │ - asr r4, r4, #1 │ │ │ │ + mov r3, fp │ │ │ │ str r9, [sp] │ │ │ │ - strd r4, [sp, #4] │ │ │ │ + asr r4, r4, #1 │ │ │ │ mov r1, r7 │ │ │ │ - ldr r2, [fp, #188] @ 0xbc │ │ │ │ mov r0, r6 │ │ │ │ - bl 23150 │ │ │ │ + strd r4, [sp, #4] │ │ │ │ + ldr r2, [r8, #188] @ 0xbc │ │ │ │ + bl 230a0 │ │ │ │ sub r3, sl, r4 │ │ │ │ - str r5, [sp, #8] │ │ │ │ - str r9, [sp] │ │ │ │ add r4, r4, #1 │ │ │ │ - ldr r2, [fp, #188] @ 0xbc │ │ │ │ + str r9, [sp] │ │ │ │ sub r3, r3, #1 │ │ │ │ mov r1, r7 │ │ │ │ + str r5, [sp, #8] │ │ │ │ + ldr r2, [r8, #188] @ 0xbc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 23150 │ │ │ │ - mov r0, r6 │ │ │ │ - add sp, sp, #28 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 21a70 │ │ │ │ - eoreq r2, pc, r0, ror #27 │ │ │ │ - eoreq r5, lr, r4, lsr #31 │ │ │ │ - andeq r1, r0, r4, ror #19 │ │ │ │ - andeq r1, r0, r4, lsl #22 │ │ │ │ - eoreq r2, pc, r4, asr sp @ │ │ │ │ - ldrdeq r1, [r0], -r8 │ │ │ │ - andeq r1, r0, r8, ror #25 │ │ │ │ - ldr r3, [pc, #104] @ 584e0 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r3, #188] @ 0xbc │ │ │ │ - ldr r3, [pc, #96] @ 584e4 │ │ │ │ - cmp r2, #0 │ │ │ │ - add r3, pc, r3 │ │ │ │ - bxeq lr │ │ │ │ + bl 230a0 │ │ │ │ + b 5a4e8 │ │ │ │ + ldrhteq r0, [r1], -r8 │ │ │ │ + mlaseq r0, r4, lr, r3 │ │ │ │ + ldrdeq r1, [r0], -r0 │ │ │ │ + strdeq r1, [r0], -r0 │ │ │ │ + eorseq r0, r1, r0, lsl ip │ │ │ │ + andeq r1, r0, r4, asr #13 │ │ │ │ + ldrdeq r1, [r0], -r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr ip, [pc, #68] @ 584e8 │ │ │ │ + ldr r3, [pc, #112] @ 5a63c │ │ │ │ sub sp, sp, #16 │ │ │ │ - ldr ip, [r3, ip] │ │ │ │ + ldr ip, [pc, #108] @ 5a640 │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r3, #188] @ 0xbc │ │ │ │ + add ip, pc, ip │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 5a62c │ │ │ │ + ldr r3, [pc, #88] @ 5a644 │ │ │ │ mov r4, r0 │ │ │ │ - ldr ip, [ip] │ │ │ │ - str ip, [sp, #8] │ │ │ │ - ldr ip, [pc, #48] @ 584ec │ │ │ │ - ldr r3, [r3, ip] │ │ │ │ + ldr r3, [ip, r3] │ │ │ │ + ldr r3, [r3] │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r3, [pc, #72] @ 5a648 │ │ │ │ + ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl 23150 │ │ │ │ + bl 230a0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ - pop {r4, lr} │ │ │ │ - b 21a70 │ │ │ │ - eoreq r2, pc, r0, ror ip @ │ │ │ │ - eoreq r5, lr, ip, lsr lr │ │ │ │ - ldrdeq r1, [r0], -r8 │ │ │ │ - andeq r1, r0, r8, ror #25 │ │ │ │ - ldr r3, [pc, #24] @ 58510 │ │ │ │ - ldr ip, [pc, #24] @ 58514 │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + add sp, sp, #8 │ │ │ │ + b 219d8 │ │ │ │ + add sp, sp, #16 │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + eorseq r0, r1, r4, lsl fp │ │ │ │ + ldrshteq r3, [r0], -r8 │ │ │ │ + andeq r1, r0, r4, asr #13 │ │ │ │ + ldrdeq r1, [r0], -r4 │ │ │ │ + ldr r3, [pc, #28] @ 5a670 │ │ │ │ + ldr ip, [pc, #28] @ 5a674 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, ip] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - bxge lr │ │ │ │ - b 575b0 │ │ │ │ - eoreq r5, lr, r8, asr #27 │ │ │ │ - @ instruction: 0x000018bc │ │ │ │ + bge 5a66c │ │ │ │ + b 595d8 │ │ │ │ + bx lr │ │ │ │ + eorseq r3, r0, ip, ror ip │ │ │ │ + andeq r1, r0, r8, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ + strd r4, [sp, #-20]! @ 0xffffffec │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str lr, [sp, #16] │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ - ldr r3, [pc, #340] @ 58684 │ │ │ │ - ldr lr, [pc, #340] @ 58688 │ │ │ │ + ldr r0, [pc, #356] @ 5a7fc │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr ip, [pc, #332] @ 5868c │ │ │ │ - ldr r1, [r3, #164] @ 0xa4 │ │ │ │ - ldr r0, [r3, #4] │ │ │ │ - add lr, pc, lr │ │ │ │ - add r3, sp, #36 @ 0x24 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - str r3, [sp] │ │ │ │ - ldr ip, [lr, ip] │ │ │ │ mov r2, #0 │ │ │ │ - ldr ip, [ip] │ │ │ │ - str ip, [sp, #44] @ 0x2c │ │ │ │ - mov ip, #0 │ │ │ │ + add r5, sp, #40 @ 0x28 │ │ │ │ + ldr r3, [pc, #344] @ 5a800 │ │ │ │ + ldr r1, [pc, #344] @ 5a804 │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r4, [pc, #340] @ 5a808 │ │ │ │ + ldr r3, [r0, r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r4, pc, r4 │ │ │ │ + ldr r3, [r3] │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + mov r3, #0 │ │ │ │ str r2, [sp, #28] │ │ │ │ + add r3, sp, #36 @ 0x24 │ │ │ │ str r2, [sp, #32] │ │ │ │ add r2, sp, #24 │ │ │ │ + str r3, [sp] │ │ │ │ + str r3, [sp, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ add r2, sp, #32 │ │ │ │ str r2, [sp, #8] │ │ │ │ - add r5, sp, #40 @ 0x28 │ │ │ │ add r2, sp, #28 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r5 │ │ │ │ - bl 21a88 │ │ │ │ + ldr r0, [r1, #4] │ │ │ │ + ldr r1, [r1, #164] @ 0xa4 │ │ │ │ + bl 219f0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ - ldr r4, [pc, #240] @ 58690 │ │ │ │ cmp r3, #0 │ │ │ │ - add r4, pc, r4 │ │ │ │ - beq 585b4 │ │ │ │ + beq 5a71c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r2, #0 │ │ │ │ - bne 58650 │ │ │ │ - ldr r2, [pc, #216] @ 58694 │ │ │ │ - ldr r3, [pc, #216] @ 58698 │ │ │ │ + bne 5a7c8 │ │ │ │ + ldr r2, [pc, #232] @ 5a80c │ │ │ │ + ldr r3, [pc, #232] @ 5a810 │ │ │ │ ldr r7, [r4, r2] │ │ │ │ ldr r6, [r4, r3] │ │ │ │ ldr r3, [r7] │ │ │ │ + ldr r0, [pc, #220] @ 5a814 │ │ │ │ + ldr r2, [pc, #220] @ 5a818 │ │ │ │ cmp r3, #0 │ │ │ │ movle r3, #1 │ │ │ │ + ldr r1, [pc, #212] @ 5a81c │ │ │ │ strle r3, [r7] │ │ │ │ ldr r3, [r6] │ │ │ │ + add r1, pc, r1 │ │ │ │ cmp r3, #0 │ │ │ │ movle r3, #1 │ │ │ │ strle r3, [r6] │ │ │ │ - ldr r3, [pc, #176] @ 5869c │ │ │ │ - str r5, [sp, #12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r3] │ │ │ │ - ldr r1, [r3, #164] @ 0xa4 │ │ │ │ - ldr r0, [r3, #4] │ │ │ │ - ldr r3, [pc, #156] @ 586a0 │ │ │ │ - ldr r3, [r4, r3] │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [pc, #148] @ 586a4 │ │ │ │ - ldr ip, [r4, r3] │ │ │ │ mov r3, #0 │ │ │ │ - stm sp, {r3, ip} │ │ │ │ - bl 2498c │ │ │ │ - ldr r2, [pc, #132] @ 586a8 │ │ │ │ - ldr r3, [pc, #100] @ 5868c │ │ │ │ + str r5, [sp, #12] │ │ │ │ + ldr r0, [r4, r0] │ │ │ │ + str r0, [sp, #8] │ │ │ │ + ldr r0, [r4, r2] │ │ │ │ + ldr r2, [r1] │ │ │ │ + str r3, [sp] │ │ │ │ + str r0, [sp, #4] │ │ │ │ + ldr r0, [r1, #4] │ │ │ │ + ldr r1, [r1, #164] @ 0xa4 │ │ │ │ + bl 248b8 │ │ │ │ + ldr r2, [pc, #144] @ 5a820 │ │ │ │ + ldr r3, [pc, #108] @ 5a800 │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ + bic r0, r0, r0, asr #31 │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bic r0, r0, r0, asr #31 │ │ │ │ - bne 58680 │ │ │ │ + bne 5a7f8 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + add sp, sp, #16 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ cmp r3, #0 │ │ │ │ - blt 585b4 │ │ │ │ + blt 5a71c │ │ │ │ cmp r2, #0 │ │ │ │ - blt 585b4 │ │ │ │ - ldr r1, [pc, #44] @ 58694 │ │ │ │ + blt 5a71c │ │ │ │ + ldr r1, [pc, #44] @ 5a80c │ │ │ │ ldr r7, [r4, r1] │ │ │ │ str r3, [r7] │ │ │ │ - ldr r3, [pc, #36] @ 58698 │ │ │ │ + ldr r3, [pc, #36] @ 5a810 │ │ │ │ ldr r6, [r4, r3] │ │ │ │ str r2, [r6] │ │ │ │ - bl 57200 │ │ │ │ - b 585c4 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - strhteq r2, [pc], -r0 │ │ │ │ - eoreq r5, lr, ip, ror sp │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq r5, lr, r0, lsr #26 │ │ │ │ - andeq r1, r0, r4, lsl #22 │ │ │ │ - andeq r1, r0, r4, ror #19 │ │ │ │ - strdeq r2, [pc], -r8 @ │ │ │ │ - andeq r1, r0, r4, asr #22 │ │ │ │ - andeq r1, r0, r4, asr r8 │ │ │ │ - mlaeq lr, ip, ip, r5 │ │ │ │ + bl 591fc │ │ │ │ + b 5a72c │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eorseq r3, r0, r8, lsr #24 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq r0, r1, r0, lsr sl │ │ │ │ + eorseq r3, r0, r8, lsl ip │ │ │ │ + strdeq r1, [r0], -r0 │ │ │ │ + ldrdeq r1, [r0], -r0 │ │ │ │ + andeq r1, r0, r0, lsr fp │ │ │ │ + andeq r1, r0, r0, asr #16 │ │ │ │ + mlaseq r1, r8, r9, r0 │ │ │ │ + eorseq r3, r0, ip, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ - ldr r3, [pc, #124] @ 58740 │ │ │ │ - ldr r2, [pc, #124] @ 58744 │ │ │ │ + ldr r3, [pc, #148] @ 5a8e0 │ │ │ │ + sub sp, sp, #4 │ │ │ │ + ldr r2, [pc, #144] @ 5a8e4 │ │ │ │ + ldr r0, [pc, #144] @ 5a8e8 │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r1, [pc, #140] @ 5a8ec │ │ │ │ ldr r4, [r3, r2] │ │ │ │ - ldr r0, [pc, #116] @ 58748 │ │ │ │ - ldr r1, [pc, #116] @ 5874c │ │ │ │ - ldr r2, [pc, #116] @ 58750 │ │ │ │ + ldr r2, [pc, #136] @ 5a8f0 │ │ │ │ ldr r5, [r3, r0] │ │ │ │ ldr r7, [r3, r1] │ │ │ │ ldr r6, [r3, r2] │ │ │ │ ldr fp, [r5] │ │ │ │ - ldr sl, [r7] │ │ │ │ ldr r9, [r4] │ │ │ │ ldr r8, [r6] │ │ │ │ - bl 58518 │ │ │ │ + ldr sl, [r7] │ │ │ │ + bl 5a678 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, fp │ │ │ │ movne r0, #2 │ │ │ │ - bne 58718 │ │ │ │ + bne 5a8a4 │ │ │ │ ldr r0, [r7] │ │ │ │ subs r0, r0, sl │ │ │ │ movne r0, #1 │ │ │ │ lsl r0, r0, #1 │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, r9 │ │ │ │ - beq 5872c │ │ │ │ + beq 5a8d0 │ │ │ │ orr r0, r0, #16 │ │ │ │ - pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + add sp, sp, #4 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, r8 │ │ │ │ - popeq {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - orr r0, r0, #16 │ │ │ │ - pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - strdeq r5, [lr], -ip @ │ │ │ │ - andeq r1, r0, r4, asr r8 │ │ │ │ - andeq r1, r0, r4, lsl #22 │ │ │ │ - andeq r1, r0, r4, ror #19 │ │ │ │ - andeq r1, r0, r4, asr #22 │ │ │ │ + bne 5a8b0 │ │ │ │ + b 5a8b4 │ │ │ │ + eorseq r3, r0, ip, ror sl │ │ │ │ + andeq r1, r0, r0, asr #16 │ │ │ │ + strdeq r1, [r0], -r0 │ │ │ │ + ldrdeq r1, [r0], -r0 │ │ │ │ + andeq r1, r0, r0, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ - ldr lr, [pc, #1000] @ 58b54 │ │ │ │ - ldr ip, [pc, #1000] @ 58b58 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr ip, [lr, ip] │ │ │ │ - ldr r5, [pc, #992] @ 58b5c │ │ │ │ + ldr ip, [pc, #1036] @ 5ad24 │ │ │ │ + vmov.i32 q8, #0 @ 0x00000000 │ │ │ │ sub sp, sp, #32 │ │ │ │ - ldr r2, [pc, #988] @ 58b60 │ │ │ │ - mov r3, #0 │ │ │ │ - ldr ip, [ip] │ │ │ │ - str ip, [sp, #28] │ │ │ │ - mov ip, #0 │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - str r3, [sp, #16] │ │ │ │ - str r3, [sp, #20] │ │ │ │ - str r3, [sp, #24] │ │ │ │ - ldr r7, [r5, r2] │ │ │ │ - mov r6, r0 │ │ │ │ - ldr r3, [r7] │ │ │ │ + add r6, sp, #12 │ │ │ │ + mov r5, r0 │ │ │ │ + ldr r2, [pc, #1020] @ 5ad28 │ │ │ │ mov r4, r1 │ │ │ │ + ldr r7, [pc, #1016] @ 5ad2c │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r3, [pc, #1012] @ 5ad30 │ │ │ │ + ldr r2, [ip, r2] │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [r2] │ │ │ │ + str r2, [sp, #28] │ │ │ │ + mov r2, #0 │ │ │ │ + vst1.8 {d16-d17}, [r6] │ │ │ │ + ldr r8, [r7, r3] │ │ │ │ + ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ - add r8, sp, #12 │ │ │ │ - bne 587e4 │ │ │ │ + bne 5a984 │ │ │ │ ldr r3, [r1] │ │ │ │ - ldr r2, [pc, #920] @ 58b64 │ │ │ │ + ldr r2, [pc, #968] @ 5ad34 │ │ │ │ sub r3, r3, #2 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #31 │ │ │ │ - bhi 58804 │ │ │ │ + bhi 5a9a4 │ │ │ │ ldrb r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop {0} │ │ │ │ mov r0, #1 │ │ │ │ - bl 74014 │ │ │ │ - ldr r3, [pc, #884] @ 58b68 │ │ │ │ + bl 77250 │ │ │ │ + ldr r3, [pc, #932] @ 5ad38 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #164] @ 0xa4 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 58834 │ │ │ │ + beq 5a9e4 │ │ │ │ mov r0, #0 │ │ │ │ - ldr r2, [pc, #860] @ 58b6c │ │ │ │ - ldr r3, [pc, #836] @ 58b58 │ │ │ │ + ldr r2, [pc, #908] @ 5ad3c │ │ │ │ + ldr r3, [pc, #884] @ 5ad28 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 58b50 │ │ │ │ + bne 5ad20 │ │ │ │ add sp, sp, #32 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r3, [r4] │ │ │ │ - ldr r1, [pc, #816] @ 58b70 │ │ │ │ + ldr r1, [pc, #848] @ 5ad40 │ │ │ │ sub r3, r3, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r3, #31 │ │ │ │ - bhi 58804 │ │ │ │ + bhi 5a9a4 │ │ │ │ ldrsb r3, [r1, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop {0} │ │ │ │ mov r5, #536870912 @ 0x20000000 │ │ │ │ - ldr r2, [pc, #784] @ 58b74 │ │ │ │ + ldr r2, [pc, #816] @ 5ad44 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r2, #200] @ 0xc8 │ │ │ │ and ip, r3, #4 │ │ │ │ ubfx r3, r3, #2, #1 │ │ │ │ cmp r1, r3 │ │ │ │ - beq 58894 │ │ │ │ - str r3, [r2, #200] @ 0xc8 │ │ │ │ - ldr r3, [pc, #752] @ 58b78 │ │ │ │ + beq 5aa4c │ │ │ │ cmp ip, #0 │ │ │ │ - ldr r0, [pc, #748] @ 58b7c │ │ │ │ + str r3, [r2, #200] @ 0xc8 │ │ │ │ + mov r3, #48 @ 0x30 │ │ │ │ + movt r3, #256 @ 0x100 │ │ │ │ + mov r0, #48 @ 0x30 │ │ │ │ + movt r0, #8448 @ 0x2100 │ │ │ │ moveq r0, r3 │ │ │ │ - bl 33e84 │ │ │ │ - ldr r3, [r7] │ │ │ │ + bl 344cc │ │ │ │ + ldr r3, [r8] │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 588b0 │ │ │ │ + beq 5aa68 │ │ │ │ sub r3, r0, #1 │ │ │ │ cmp r3, #2 │ │ │ │ - bls 588c0 │ │ │ │ + bls 5aa78 │ │ │ │ add r0, r0, #508 @ 0x1fc │ │ │ │ add r0, r0, #268435459 @ 0x10000003 │ │ │ │ orr r0, r0, r5 │ │ │ │ - bl 33e84 │ │ │ │ + bl 344cc │ │ │ │ mov r0, #32 │ │ │ │ - b 58808 │ │ │ │ + b 5a9a8 │ │ │ │ mov r5, #0 │ │ │ │ - b 5885c │ │ │ │ + b 5aa0c │ │ │ │ ldrd r0, [r4, #32] │ │ │ │ - bl 3ff88 │ │ │ │ - b 588c0 │ │ │ │ + bl 40fa4 │ │ │ │ + b 5aa78 │ │ │ │ mov r0, #1 │ │ │ │ - b 58808 │ │ │ │ - ldr r2, [pc, #660] @ 58b80 │ │ │ │ + b 5a9a8 │ │ │ │ + ldr r2, [pc, #676] @ 5ad48 │ │ │ │ mov r1, #2 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r0, [pc, #644] @ 58b84 │ │ │ │ - bl 33e84 │ │ │ │ - b 58804 │ │ │ │ - ldr r3, [pc, #636] @ 58b88 │ │ │ │ - ldr r3, [r5, r3] │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + mov r0, #4096 @ 0x1000 │ │ │ │ + movt r0, #256 @ 0x100 │ │ │ │ + bl 344cc │ │ │ │ + b 5a9a4 │ │ │ │ + ldr r3, [pc, #644] @ 5ad4c │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - bge 58804 │ │ │ │ - ldr r4, [pc, #620] @ 58b8c │ │ │ │ - ldr r3, [pc, #620] @ 58b90 │ │ │ │ - add r4, pc, r4 │ │ │ │ + bge 5a9a4 │ │ │ │ + ldr r3, [pc, #628] @ 5ad50 │ │ │ │ + ldr r4, [pc, #628] @ 5ad54 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ - ldr r1, [r4, #164] @ 0xa4 │ │ │ │ + add r4, pc, r4 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add r2, r4, #92 @ 0x5c │ │ │ │ + ldr r1, [r4, #164] @ 0xa4 │ │ │ │ str r3, [r4, #160] @ 0xa0 │ │ │ │ - bl 22bbc │ │ │ │ + bl 22b18 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #204] @ 0xcc │ │ │ │ - b 58804 │ │ │ │ + b 5a9a4 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ - mov r0, r6 │ │ │ │ - bl 244d0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 24408 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 58804 │ │ │ │ - bl 2213c │ │ │ │ - b 58804 │ │ │ │ - ldr r3, [pc, #548] @ 58b94 │ │ │ │ + beq 5a9a4 │ │ │ │ + bl 22098 │ │ │ │ + b 5a9a4 │ │ │ │ + ldr r3, [pc, #556] @ 5ad58 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #208] @ 0xd0 │ │ │ │ cmp r1, r2 │ │ │ │ - bne 58804 │ │ │ │ + bne 5a9a4 │ │ │ │ ldr r2, [r4, #28] │ │ │ │ ldr r3, [r3, #184] @ 0xb8 │ │ │ │ cmp r2, r3 │ │ │ │ - bne 58804 │ │ │ │ - ldr r0, [pc, #492] @ 58b84 │ │ │ │ - bl 33e84 │ │ │ │ - b 58804 │ │ │ │ - ldr r3, [pc, #500] @ 58b98 │ │ │ │ + bne 5a9a4 │ │ │ │ + mov r0, #4096 @ 0x1000 │ │ │ │ + movt r0, #256 @ 0x100 │ │ │ │ + bl 344cc │ │ │ │ + b 5a9a4 │ │ │ │ + ldr r3, [pc, #504] @ 5ad5c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #164] @ 0xa4 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 58804 │ │ │ │ - bl 586ac │ │ │ │ - b 58808 │ │ │ │ - ldr r3, [r7] │ │ │ │ + beq 5a9a4 │ │ │ │ + bl 5a824 │ │ │ │ + b 5a9a8 │ │ │ │ + ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 58804 │ │ │ │ - ldr r0, [pc, #464] @ 58b9c │ │ │ │ + bne 5a9a4 │ │ │ │ + ldr r0, [pc, #468] @ 5ad60 │ │ │ │ add r3, sp, #8 │ │ │ │ + mov r1, r6 │ │ │ │ + mov r2, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #192 @ 0xc0 │ │ │ │ - mov r1, r8 │ │ │ │ str r0, [sp] │ │ │ │ - mov r2, #16 │ │ │ │ mov r0, r4 │ │ │ │ - bl 23ccc │ │ │ │ + bl 23c04 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldrb r1, [sp, #12] │ │ │ │ tst r3, #65280 @ 0xff00 │ │ │ │ uxtbne r3, r3 │ │ │ │ addne r3, r3, #256 @ 0x100 │ │ │ │ cmp r1, #192 @ 0xc0 │ │ │ │ mov r5, r3 │ │ │ │ - bhi 58a94 │ │ │ │ + bhi 5ac5c │ │ │ │ sub r3, r3, #480 @ 0x1e0 │ │ │ │ sub r3, r3, #3 │ │ │ │ cmp r3, #1 │ │ │ │ movhi r6, #0 │ │ │ │ - bls 58b08 │ │ │ │ + bls 5acd0 │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #3 │ │ │ │ - beq 58804 │ │ │ │ - ldr r2, [pc, #368] @ 58ba0 │ │ │ │ + beq 5a9a4 │ │ │ │ + ldr r2, [pc, #372] @ 5ad64 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r2, #200] @ 0xc8 │ │ │ │ ubfx r1, r3, #2, #1 │ │ │ │ - cmp r0, r1 │ │ │ │ and r3, r3, #4 │ │ │ │ - beq 58a60 │ │ │ │ - str r1, [r2, #200] @ 0xc8 │ │ │ │ - ldr r2, [pc, #292] @ 58b78 │ │ │ │ + cmp r0, r1 │ │ │ │ + beq 5ac28 │ │ │ │ cmp r3, #0 │ │ │ │ - ldr r0, [pc, #288] @ 58b7c │ │ │ │ + str r1, [r2, #200] @ 0xc8 │ │ │ │ + mov r2, #48 @ 0x30 │ │ │ │ + movt r2, #256 @ 0x100 │ │ │ │ + mov r0, #48 @ 0x30 │ │ │ │ + movt r0, #8448 @ 0x2100 │ │ │ │ moveq r0, r2 │ │ │ │ - bl 33e84 │ │ │ │ - ldr r0, [pc, #316] @ 58ba4 │ │ │ │ + bl 344cc │ │ │ │ + ldr r0, [pc, #312] @ 5ad68 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #464 @ 0x1d0 │ │ │ │ - bl 3f974 │ │ │ │ + bl 40960 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 58b3c │ │ │ │ + bne 5ad0c │ │ │ │ cmp r6, #0 │ │ │ │ - beq 58b44 │ │ │ │ + beq 5ad14 │ │ │ │ mov r0, r6 │ │ │ │ - bl 33e84 │ │ │ │ + bl 344cc │ │ │ │ mov r0, #4 │ │ │ │ - b 58808 │ │ │ │ + b 5a9a8 │ │ │ │ cmp r1, #253 @ 0xfd │ │ │ │ - bhi 58a08 │ │ │ │ + bhi 5abc8 │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ add ip, sp, #13 │ │ │ │ - b 58aac │ │ │ │ + b 5ac74 │ │ │ │ mov r0, r2 │ │ │ │ ldrb r2, [ip], #1 │ │ │ │ sub r2, r2, #128 @ 0x80 │ │ │ │ lsrs lr, r2, #6 │ │ │ │ - bne 58a08 │ │ │ │ + bne 5abc8 │ │ │ │ add r1, r2, r1, lsl #6 │ │ │ │ - ands r2, r1, r0, lsl #5 │ │ │ │ lsl r2, r0, #5 │ │ │ │ - bne 58aa8 │ │ │ │ + tst r1, r2 │ │ │ │ + bne 5ac70 │ │ │ │ lsl r6, r0, #6 │ │ │ │ + ldrb ip, [ip] │ │ │ │ sub r6, r6, #1 │ │ │ │ and r6, r6, r1 │ │ │ │ cmp r6, #16777216 @ 0x1000000 │ │ │ │ - ldrb r1, [ip] │ │ │ │ movcc r2, #0 │ │ │ │ movcs r2, #1 │ │ │ │ - cmp r1, #0 │ │ │ │ + cmp ip, #0 │ │ │ │ orrne r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 58a08 │ │ │ │ + bne 5abc8 │ │ │ │ cmp r6, #0 │ │ │ │ movne r5, r2 │ │ │ │ - bne 58a1c │ │ │ │ - b 58a08 │ │ │ │ - ldr r3, [r4] │ │ │ │ - ldr r2, [pc, #104] @ 58b7c │ │ │ │ - cmp r3, #2 │ │ │ │ - ldr r3, [pc, #140] @ 58ba8 │ │ │ │ - ldr r0, [pc, #88] @ 58b78 │ │ │ │ - add r3, pc, r3 │ │ │ │ - moveq r0, r2 │ │ │ │ - movne r2, #0 │ │ │ │ + bne 5abdc │ │ │ │ + b 5abc8 │ │ │ │ + ldr r2, [r4] │ │ │ │ + mov r0, #48 @ 0x30 │ │ │ │ + movt r0, #256 @ 0x100 │ │ │ │ + mov r6, #0 │ │ │ │ + ldr r3, [pc, #132] @ 5ad6c │ │ │ │ + cmp r2, #2 │ │ │ │ moveq r2, #1 │ │ │ │ + movne r2, #0 │ │ │ │ + add r3, pc, r3 │ │ │ │ str r2, [r3, #200] @ 0xc8 │ │ │ │ - mov r6, #0 │ │ │ │ - bl 33e84 │ │ │ │ - b 58a28 │ │ │ │ - bl 33e84 │ │ │ │ - b 58a8c │ │ │ │ - mov r0, r5 │ │ │ │ - bl 57e58 │ │ │ │ - b 58a8c │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq r5, lr, r4, asr fp │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq r5, lr, r0, lsr fp │ │ │ │ - andeq r1, r0, r4, lsl r8 │ │ │ │ - andseq r4, fp, ip, asr #13 │ │ │ │ - strdeq r2, [pc], -r4 @ │ │ │ │ - strhteq r5, [lr], -r0 │ │ │ │ - andseq r4, fp, r8, ror r6 │ │ │ │ - eoreq r2, pc, r0, lsl #17 │ │ │ │ - tsteq r0, r0, lsr r0 │ │ │ │ - tstcs r0, r0, lsr r0 │ │ │ │ - andseq sl, r7, ip, asr r3 │ │ │ │ - mrseq r1, (UNDEF: 0) │ │ │ │ - @ instruction: 0x000018bc │ │ │ │ - eoreq r2, pc, r4, asr #15 │ │ │ │ - eoreq r7, lr, r0, asr #29 │ │ │ │ - eoreq r2, pc, r4, ror r7 @ │ │ │ │ - eoreq r2, pc, r4, asr #14 │ │ │ │ - eoreq r2, pc, r8, lsl r7 @ │ │ │ │ - strhteq r2, [pc], -r4 │ │ │ │ - andseq r4, fp, r4, ror r4 │ │ │ │ - eoreq r2, pc, r8, asr #11 │ │ │ │ + mov r3, #48 @ 0x30 │ │ │ │ + movt r3, #8448 @ 0x2100 │ │ │ │ + moveq r0, r3 │ │ │ │ + bl 344cc │ │ │ │ + b 5abe8 │ │ │ │ + bl 344cc │ │ │ │ + b 5ac54 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 59efc │ │ │ │ + b 5ac54 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eorseq r3, r0, r0, lsr #19 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + mlaseq r0, r4, r9, r3 │ │ │ │ + andeq r1, r0, r0, lsl #16 │ │ │ │ + andseq r4, ip, ip, ror r7 │ │ │ │ + eorseq r0, r1, r4, asr r7 │ │ │ │ + eorseq r3, r0, r0, lsr #18 │ │ │ │ + andseq r4, ip, r8, lsl r7 │ │ │ │ + ldrsbteq r0, [r1], -r0 │ │ │ │ + @ instruction: 0x0018a3f0 │ │ │ │ + andeq r1, r0, r8, lsr #17 │ │ │ │ + eorseq r5, r0, r8, lsl #26 │ │ │ │ + eorseq r0, r1, r0, lsl #12 │ │ │ │ + ldrhteq r0, [r1], -r8 │ │ │ │ + eorseq r0, r1, r4, lsl #11 │ │ │ │ + eorseq r0, r1, r0, asr r5 │ │ │ │ + ldrshteq r0, [r1], -r4 │ │ │ │ + @ instruction: 0x001c44fc │ │ │ │ + ldrshteq r0, [r1], -r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ + strd r4, [sp, #-20]! @ 0xffffffec │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str lr, [sp, #16] │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ - ldr r6, [pc, #336] @ 58d14 │ │ │ │ - ldr r2, [pc, #336] @ 58d18 │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r3, [r6, #212] @ 0xd4 │ │ │ │ + ldr r2, [pc, #348] @ 5aeec │ │ │ │ + sub sp, sp, #108 @ 0x6c │ │ │ │ + mov r4, r0 │ │ │ │ + ldr r3, [pc, #340] @ 5aef0 │ │ │ │ + ldr r6, [pc, #340] @ 5aef4 │ │ │ │ add r2, pc, r2 │ │ │ │ - cmp r3, #0 │ │ │ │ - ldr r3, [pc, #320] @ 58d1c │ │ │ │ - ldr r5, [pc, #320] @ 58d20 │ │ │ │ + ldr r5, [pc, #336] @ 5aef8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - sub sp, sp, #108 @ 0x6c │ │ │ │ + add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ - mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ mov r3, #0 │ │ │ │ - beq 58c08 │ │ │ │ + ldr r3, [r6, #212] @ 0xd4 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 5add4 │ │ │ │ ldr r3, [r6, #216] @ 0xd8 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 58ce4 │ │ │ │ - ldr r3, [pc, #276] @ 58d24 │ │ │ │ + bne 5aebc │ │ │ │ + ldr r3, [pc, #288] @ 5aefc │ │ │ │ ldr r7, [r5, r3] │ │ │ │ ldrd r2, [r7] │ │ │ │ cmp r2, #1 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ movlt r5, #0 │ │ │ │ - blt 58c2c │ │ │ │ - bl 586ac │ │ │ │ + blt 5adf8 │ │ │ │ + bl 5a824 │ │ │ │ mov r5, r0 │ │ │ │ add r6, sp, #4 │ │ │ │ - b 58c50 │ │ │ │ + b 5ae1c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 22148 │ │ │ │ + bl 220a4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58754 │ │ │ │ + bl 5a8f4 │ │ │ │ orr r5, r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 234c8 │ │ │ │ + bl 2340c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 58c34 │ │ │ │ - ldr r3, [pc, #192] @ 58d28 │ │ │ │ + bne 5ae00 │ │ │ │ + ldr r3, [pc, #204] @ 5af00 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #212] @ 0xd4 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 58c7c │ │ │ │ + beq 5ae48 │ │ │ │ tst r5, #32 │ │ │ │ - bne 58cac │ │ │ │ - ldr r2, [pc, #168] @ 58d2c │ │ │ │ - ldr r3, [pc, #148] @ 58d1c │ │ │ │ + bne 5ae84 │ │ │ │ + ldr r2, [pc, #180] @ 5af04 │ │ │ │ + ldr r3, [pc, #156] @ 5aef0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 58d10 │ │ │ │ + bne 5aee8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #108 @ 0x6c │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + add sp, sp, #16 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r2, [r7, #4] │ │ │ │ cmp r2, #0 │ │ │ │ - bge 58cc8 │ │ │ │ - mov r2, r0 │ │ │ │ + bge 5aea0 │ │ │ │ ldr r1, [r3, #164] @ 0xa4 │ │ │ │ + mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 23e64 │ │ │ │ - ldr r4, [pc, #96] @ 58d30 │ │ │ │ + bl 23d9c │ │ │ │ + ldr r4, [pc, #96] @ 5af08 │ │ │ │ mov r3, #1 │ │ │ │ add r4, pc, r4 │ │ │ │ str r3, [r4, #216] @ 0xd8 │ │ │ │ - bl 15a0b4 │ │ │ │ + bl 167d30 │ │ │ │ str r0, [r4, #220] @ 0xdc │ │ │ │ - b 58c7c │ │ │ │ - bl 15a0b4 │ │ │ │ + b 5ae48 │ │ │ │ + bl 167d30 │ │ │ │ ldr r3, [r6, #220] @ 0xdc │ │ │ │ sub r0, r0, r3 │ │ │ │ cmp r0, #1000 @ 0x3e8 │ │ │ │ - bcc 58c08 │ │ │ │ + bcc 5add4 │ │ │ │ ldr r1, [r6, #164] @ 0xa4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 56e84 │ │ │ │ + bl 58e3c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r6, #216] @ 0xd8 │ │ │ │ - b 58c08 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq r2, pc, r0, lsr #10 │ │ │ │ - strdeq r5, [lr], -r4 @ │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - ldrdeq r5, [lr], -ip @ │ │ │ │ - @ instruction: 0x000018bc │ │ │ │ - eoreq r2, pc, r0, lsl #9 │ │ │ │ - eoreq r5, lr, ip, lsr r6 │ │ │ │ - eoreq r2, pc, r4, lsl r4 @ │ │ │ │ + b 5add4 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eorseq r3, r0, r4, lsr r5 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq r0, r1, ip, lsr r3 │ │ │ │ + eorseq r3, r0, r4, lsr #10 │ │ │ │ + andeq r1, r0, r8, lsr #17 │ │ │ │ + ldrhteq r0, [r1], -r4 │ │ │ │ + eorseq r3, r0, r0, lsl #9 │ │ │ │ + eorseq r0, r1, ip, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ - ldr r1, [pc, #856] @ 590a4 │ │ │ │ - ldr r2, [pc, #856] @ 590a8 │ │ │ │ + ldr r1, [pc, #888] @ 5b2ac │ │ │ │ + sub sp, sp, #28 │ │ │ │ + ldr r2, [pc, #884] @ 5b2b0 │ │ │ │ + ldr r4, [pc, #884] @ 5b2b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r4, [pc, #852] @ 590ac │ │ │ │ + ldr r3, [pc, #880] @ 5b2b8 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ - ldr r3, [pc, #848] @ 590b0 │ │ │ │ - sub sp, sp, #28 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ ldr r6, [r4, r3] │ │ │ │ ldr r3, [r6, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - bge 58fd4 │ │ │ │ - ldr r5, [pc, #812] @ 590b4 │ │ │ │ + bge 5b1d4 │ │ │ │ + ldr r5, [pc, #844] @ 5b2bc │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [r5, #204] @ 0xcc │ │ │ │ cmp r1, #0 │ │ │ │ - bne 58fec │ │ │ │ - ldr r3, [pc, #796] @ 590b8 │ │ │ │ + bne 5b1ec │ │ │ │ + ldr r3, [pc, #828] @ 5b2c0 │ │ │ │ ldr r0, [r5, #164] @ 0xa4 │ │ │ │ ldr r7, [r4, r3] │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 59018 │ │ │ │ + bne 5b22c │ │ │ │ mov r1, #1 │ │ │ │ - bl 57874 │ │ │ │ + bl 598c4 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r7] │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ tst r3, #2 │ │ │ │ - bne 58e08 │ │ │ │ - ldr r3, [pc, #748] @ 590bc │ │ │ │ + bne 5aff0 │ │ │ │ + ldr r3, [pc, #780] @ 5b2c4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r5, #168] @ 0xa8 │ │ │ │ - ldr r3, [pc, #736] @ 590c0 │ │ │ │ + ldr r3, [pc, #768] @ 5b2c8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r5, #172] @ 0xac │ │ │ │ - ldr r3, [pc, #724] @ 590c4 │ │ │ │ + ldr r3, [pc, #756] @ 5b2cc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r5, #176] @ 0xb0 │ │ │ │ - ldr r3, [pc, #712] @ 590c8 │ │ │ │ + ldr r3, [pc, #744] @ 5b2d0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r5, #180] @ 0xb4 │ │ │ │ - bl 57ba4 │ │ │ │ - ldr r0, [pc, #696] @ 590cc │ │ │ │ - ldr r1, [pc, #696] @ 590d0 │ │ │ │ - ldr r2, [pc, #696] @ 590d4 │ │ │ │ - ldr r3, [pc, #696] @ 590d8 │ │ │ │ - ldr r0, [r4, r0] │ │ │ │ - ldr r1, [r4, r1] │ │ │ │ - ldr r2, [r4, r2] │ │ │ │ + bl 59c0c │ │ │ │ + ldr r3, [pc, #728] @ 5b2d4 │ │ │ │ + ldr r2, [pc, #728] @ 5b2d8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r9, [r0] │ │ │ │ - ldr sl, [r1] │ │ │ │ + ldr r2, [r4, r2] │ │ │ │ + ldr r9, [r3] │ │ │ │ + ldr r3, [pc, #716] @ 5b2dc │ │ │ │ ldr r8, [r2] │ │ │ │ + ldr r3, [r4, r3] │ │ │ │ + ldr sl, [r3] │ │ │ │ + ldr r3, [pc, #704] @ 5b2e0 │ │ │ │ + ldr r3, [r4, r3] │ │ │ │ ldr fp, [r3] │ │ │ │ - ldr r5, [pc, #664] @ 590dc │ │ │ │ add r3, sp, #16 │ │ │ │ + ldr r5, [pc, #692] @ 5b2e4 │ │ │ │ add r5, pc, r5 │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ add r2, r5, #92 @ 0x5c │ │ │ │ ldr r1, [r5, #164] @ 0xa4 │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - bl 22e74 │ │ │ │ + bl 22dd0 │ │ │ │ ldr r3, [r5, #92] @ 0x5c │ │ │ │ tst r3, #512 @ 0x200 │ │ │ │ - ldr r3, [pc, #632] @ 590e0 │ │ │ │ - ldrne r2, [r5, #160] @ 0xa0 │ │ │ │ + ldr r3, [pc, #664] @ 5b2e8 │ │ │ │ moveq r2, #1 │ │ │ │ + ldrne r2, [r5, #160] @ 0xa0 │ │ │ │ + ldr r5, [pc, #656] @ 5b2ec │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r5, [pc, #620] @ 590e4 │ │ │ │ - add r5, pc, r5 │ │ │ │ str r2, [r3, #12] │ │ │ │ - ldr r3, [pc, #612] @ 590e8 │ │ │ │ + ldr r3, [pc, #648] @ 5b2f0 │ │ │ │ + add r5, pc, r5 │ │ │ │ ldr r2, [r5, #224] @ 0xe0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ and r3, r3, #16 │ │ │ │ orrs r3, r3, r2 │ │ │ │ - beq 59078 │ │ │ │ - ldr r3, [pc, #588] @ 590ec │ │ │ │ + beq 5b280 │ │ │ │ + ldr r3, [pc, #620] @ 5b2f4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ tst r3, #2 │ │ │ │ - bne 58f40 │ │ │ │ - ldr r3, [pc, #572] @ 590f0 │ │ │ │ + bne 5b12c │ │ │ │ + ldr r3, [pc, #604] @ 5b2f8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ - ldr r3, [r6, #4] │ │ │ │ cmp r2, #0 │ │ │ │ - ldrne r2, [r7] │ │ │ │ - clzne r2, r2 │ │ │ │ - lsrne r2, r2, #5 │ │ │ │ + beq 5b0b4 │ │ │ │ + ldr r2, [r7] │ │ │ │ + clz r2, r2 │ │ │ │ + lsr r2, r2, #5 │ │ │ │ + ldr r3, [r6, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - bge 58ee8 │ │ │ │ - ldr r3, [pc, #536] @ 590f4 │ │ │ │ + bge 5b0d4 │ │ │ │ + ldr r3, [pc, #564] @ 5b2fc │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [r3, #164] @ 0xa4 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ - bl 57368 │ │ │ │ + ldr r1, [r3, #164] @ 0xa4 │ │ │ │ + bl 59380 │ │ │ │ mov r3, #0 │ │ │ │ - mov r1, sl │ │ │ │ - mov r0, r9 │ │ │ │ + mov r1, r9 │ │ │ │ + ldr r5, [pc, #540] @ 5b300 │ │ │ │ + mov r0, r8 │ │ │ │ + mov r2, sl │ │ │ │ str r3, [sp] │ │ │ │ - mov r2, r8 │ │ │ │ mov r3, fp │ │ │ │ - bl 58024 │ │ │ │ - ldr r5, [pc, #492] @ 590f8 │ │ │ │ + bl 5a100 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ add r5, pc, r5 │ │ │ │ - cmp r3, #0 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r1, [r5, #164] @ 0xa4 │ │ │ │ - bge 58f30 │ │ │ │ + cmp r3, #0 │ │ │ │ + bge 5b11c │ │ │ │ ldr r2, [r7] │ │ │ │ - bl 575b0 │ │ │ │ + bl 595d8 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r1, [r5, #164] @ 0xa4 │ │ │ │ - mov r3, sl │ │ │ │ - mov r2, r9 │ │ │ │ - stm sp, {r8, fp} │ │ │ │ - bl 24ddc │ │ │ │ - ldr r3, [pc, #436] @ 590fc │ │ │ │ + mov r3, r9 │ │ │ │ + mov r2, r8 │ │ │ │ + strd sl, [sp] │ │ │ │ + bl 24d08 │ │ │ │ + ldr r3, [pc, #464] @ 5b304 │ │ │ │ ldr r1, [r7] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r4, [pc, #428] @ 59100 │ │ │ │ + ldr r4, [pc, #456] @ 5b308 │ │ │ │ ldr r2, [r3] │ │ │ │ add r4, pc, r4 │ │ │ │ + ldr r0, [r4, #4] │ │ │ │ cmp r1, #0 │ │ │ │ movne r3, #0 │ │ │ │ andeq r3, r2, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - ldr r0, [r4, #4] │ │ │ │ ldr r1, [r4, #164] @ 0xa4 │ │ │ │ - bne 5905c │ │ │ │ - bl 25370 │ │ │ │ - ldr r0, [pc, #388] @ 59104 │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r3, [r0, #56] @ 0x38 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 5b264 │ │ │ │ + bl 2529c │ │ │ │ + ldr r1, [pc, #416] @ 5b30c │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [r1, #56] @ 0x38 │ │ │ │ tst r3, #2 │ │ │ │ - beq 5903c │ │ │ │ - ldr r4, [pc, #372] @ 59108 │ │ │ │ + beq 5b248 │ │ │ │ + ldr r4, [pc, #400] @ 5b310 │ │ │ │ add r4, pc, r4 │ │ │ │ - ldr r1, [r4, #164] @ 0xa4 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 238b8 │ │ │ │ - ldr r2, [pc, #356] @ 5910c │ │ │ │ - ldr r3, [pc, #252] @ 590a8 │ │ │ │ + ldr r1, [r4, #164] @ 0xa4 │ │ │ │ + bl 237f0 │ │ │ │ + ldr r2, [pc, #384] @ 5b314 │ │ │ │ + ldr r3, [pc, #280] @ 5b2b0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 590a0 │ │ │ │ + bne 5b2a8 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add sp, sp, #28 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 21a70 │ │ │ │ - ldr r3, [pc, #220] @ 590b8 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + ldr lr, [sp, #32] │ │ │ │ + add sp, sp, #36 @ 0x24 │ │ │ │ + b 219d8 │ │ │ │ + ldr r3, [pc, #228] @ 5b2c0 │ │ │ │ ldr r2, [r4, r3] │ │ │ │ ldr r3, [r2] │ │ │ │ clz r3, r3 │ │ │ │ lsr r3, r3, #5 │ │ │ │ str r3, [r2] │ │ │ │ - ldr r2, [pc, #284] @ 59110 │ │ │ │ - ldr r3, [pc, #176] @ 590a8 │ │ │ │ + ldr r2, [pc, #292] @ 5b318 │ │ │ │ + ldr r3, [pc, #184] @ 5b2b0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 590a0 │ │ │ │ + bne 5b2a8 │ │ │ │ add sp, sp, #28 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldrd r8, [r5, #168] @ 0xa8 │ │ │ │ str r1, [sp, #12] │ │ │ │ - ldr r9, [r5, #168] @ 0xa8 │ │ │ │ - ldr sl, [r5, #172] @ 0xac │ │ │ │ - ldr r8, [r5, #176] @ 0xb0 │ │ │ │ - ldr fp, [r5, #180] @ 0xb4 │ │ │ │ - bl 57874 │ │ │ │ + ldrd sl, [r5, #176] @ 0xb0 │ │ │ │ + bl 598c4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r1, [r7] │ │ │ │ - b 58e3c │ │ │ │ - str fp, [sp, #4] │ │ │ │ - str r8, [sp] │ │ │ │ - mov r3, sl │ │ │ │ - ldr r1, [r0, #164] @ 0xa4 │ │ │ │ - mov r2, r9 │ │ │ │ - ldr r0, [r0, #4] │ │ │ │ - bl 24ddc │ │ │ │ - b 58f8c │ │ │ │ + b 5b024 │ │ │ │ + mov r3, r9 │ │ │ │ + mov r2, r8 │ │ │ │ + strd sl, [sp] │ │ │ │ + ldr r0, [r1, #4] │ │ │ │ + ldr r1, [r1, #164] @ 0xa4 │ │ │ │ + bl 24d08 │ │ │ │ + b 5b178 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - bge 58f74 │ │ │ │ - bl 575b0 │ │ │ │ + bge 5b160 │ │ │ │ + bl 595d8 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ ldr r1, [r4, #164] @ 0xa4 │ │ │ │ - b 58f74 │ │ │ │ + b 5b160 │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ ldr r1, [r5, #164] @ 0xa4 │ │ │ │ + bl 22164 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ - bl 22208 │ │ │ │ ldr r2, [r5, #28] │ │ │ │ ldr r1, [r5, #164] @ 0xa4 │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - bl 2222c │ │ │ │ + bl 22188 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r5, #204] @ 0xcc │ │ │ │ - b 58e98 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq r5, lr, r4, ror r5 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq r5, lr, r0, ror #10 │ │ │ │ - @ instruction: 0x000018bc │ │ │ │ - eoreq r2, pc, r0, ror #6 │ │ │ │ - andeq r1, r0, r4, lsl sp │ │ │ │ - andeq r1, r0, r4, asr r8 │ │ │ │ - andeq r1, r0, r4, asr #22 │ │ │ │ - andeq r1, r0, r4, lsl #22 │ │ │ │ - andeq r1, r0, r4, ror #19 │ │ │ │ - andeq r1, r0, r4, lsr #13 │ │ │ │ - muleq r0, ip, sl │ │ │ │ - andeq r1, r0, r8, ror #25 │ │ │ │ - ldrdeq r1, [r0], -r8 │ │ │ │ - eoreq r2, pc, r0, lsr #5 │ │ │ │ - eoreq r7, lr, r8, ror r9 │ │ │ │ - eoreq r2, pc, r0, ror r2 @ │ │ │ │ - andeq r1, r0, r0, lsl #16 │ │ │ │ - eoreq r2, pc, r8, asr #4 │ │ │ │ - muleq r0, r8, ip │ │ │ │ - eoreq r2, pc, ip, lsl #4 │ │ │ │ - ldrdeq r2, [pc], -r8 @ │ │ │ │ - andeq r1, r0, ip, ror r5 │ │ │ │ - mlaeq pc, r0, r1, r2 @ │ │ │ │ - eoreq r2, pc, r8, ror #2 │ │ │ │ - eoreq r2, pc, r4, asr r1 @ │ │ │ │ - eoreq r5, lr, r8, lsl r3 │ │ │ │ - eoreq r5, lr, ip, asr #5 │ │ │ │ - ldr r3, [pc, #64] @ 5915c │ │ │ │ - ldr r2, [pc, #64] @ 59160 │ │ │ │ + b 5b080 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + mlaseq r0, r4, r3, r3 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq r3, r0, r8, lsl #7 │ │ │ │ + andeq r1, r0, r8, lsr #17 │ │ │ │ + eorseq r0, r1, r8, ror r1 │ │ │ │ + andeq r1, r0, r0, lsl #26 │ │ │ │ + andeq r1, r0, r0, asr #16 │ │ │ │ + andeq r1, r0, r0, lsr fp │ │ │ │ + strdeq r1, [r0], -r0 │ │ │ │ + ldrdeq r1, [r0], -r0 │ │ │ │ + andeq r1, r0, r8, lsl #21 │ │ │ │ + muleq r0, r0, r6 │ │ │ │ + ldrdeq r1, [r0], -r4 │ │ │ │ + andeq r1, r0, r4, asr #13 │ │ │ │ + ldrhteq r0, [r1], -r8 │ │ │ │ + eorseq r5, r0, ip, lsl #15 │ │ │ │ + eorseq r0, r1, r0, lsl #1 │ │ │ │ + andeq r1, r0, ip, ror #15 │ │ │ │ + eorseq r0, r1, r0, rrx │ │ │ │ + andeq r1, r0, r4, lsl #25 │ │ │ │ + eorseq r0, r1, r0, lsr #32 │ │ │ │ + eorseq pc, r0, ip, ror #31 │ │ │ │ + andeq r1, r0, r8, ror #10 │ │ │ │ + eorseq pc, r0, r4, lsr #31 │ │ │ │ + eorseq pc, r0, ip, ror pc @ │ │ │ │ + eorseq pc, r0, r8, ror #30 │ │ │ │ + eorseq r3, r0, ip, lsr r1 │ │ │ │ + ldrsbteq r3, [r0], -ip │ │ │ │ + ldr r3, [pc, #68] @ 5b368 │ │ │ │ + ldr r2, [pc, #68] @ 5b36c │ │ │ │ + ldr r1, [pc, #68] @ 5b370 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, r2] │ │ │ │ - ldr r1, [pc, #56] @ 59164 │ │ │ │ ldr r2, [r0] │ │ │ │ clz r2, r2 │ │ │ │ lsr r2, r2, #5 │ │ │ │ str r2, [r0] │ │ │ │ ldr r3, [r3, r1] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - bxge lr │ │ │ │ - ldr r3, [pc, #24] @ 59168 │ │ │ │ + bge 5b364 │ │ │ │ + ldr r3, [pc, #28] @ 5b374 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [r3, #164] @ 0xa4 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ - b 575b0 │ │ │ │ - eoreq r5, lr, r4, lsr #3 │ │ │ │ - andeq r1, r0, ip, ror r5 │ │ │ │ - @ instruction: 0x000018bc │ │ │ │ - mlaeq pc, r8, pc, r1 @ │ │ │ │ - ldr r3, [pc, #88] @ 591cc │ │ │ │ - ldr r1, [pc, #88] @ 591d0 │ │ │ │ + ldr r1, [r3, #164] @ 0xa4 │ │ │ │ + b 595d8 │ │ │ │ + bx lr │ │ │ │ + eorseq r2, r0, r8, lsr #31 │ │ │ │ + andeq r1, r0, r8, ror #10 │ │ │ │ + andeq r1, r0, r8, lsr #17 │ │ │ │ + mlaseq r0, r0, sp, pc @ │ │ │ │ + ldr r3, [pc, #96] @ 5b3e0 │ │ │ │ + ldr r1, [pc, #96] @ 5b3e4 │ │ │ │ + ldr r2, [pc, #96] @ 5b3e8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [r3, r1] │ │ │ │ - ldr r2, [pc, #80] @ 591d4 │ │ │ │ ldr r0, [ip] │ │ │ │ clz r1, r0 │ │ │ │ lsr r1, r1, #5 │ │ │ │ str r1, [ip] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #4] │ │ │ │ cmp r2, #0 │ │ │ │ - bxge lr │ │ │ │ - ldr r1, [pc, #48] @ 591d8 │ │ │ │ - ldr r2, [pc, #48] @ 591dc │ │ │ │ + bge 5b3dc │ │ │ │ + ldr r1, [pc, #56] @ 5b3ec │ │ │ │ + ldr r2, [pc, #56] @ 5b3f0 │ │ │ │ ldr r3, [r3, r1] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [r2, #164] @ 0xa4 │ │ │ │ orrs r0, r0, r3 │ │ │ │ - ldr r0, [r2, #4] │ │ │ │ + mov r3, r2 │ │ │ │ + ldr r0, [r3, #4] │ │ │ │ moveq r2, #1 │ │ │ │ movne r2, #0 │ │ │ │ - b 57368 │ │ │ │ - eoreq r5, lr, ip, asr #2 │ │ │ │ - muleq r0, r8, ip │ │ │ │ - @ instruction: 0x000018bc │ │ │ │ - andeq r1, r0, r4, lsl sp │ │ │ │ - eoreq r1, pc, r8, lsr pc @ │ │ │ │ + ldr r1, [r3, #164] @ 0xa4 │ │ │ │ + b 59380 │ │ │ │ + bx lr │ │ │ │ + eorseq r2, r0, ip, asr #30 │ │ │ │ + andeq r1, r0, r4, lsl #25 │ │ │ │ + andeq r1, r0, r8, lsr #17 │ │ │ │ + andeq r1, r0, r0, lsl #26 │ │ │ │ + eorseq pc, r0, ip, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 15a0b4 │ │ │ │ - ldr r2, [pc, #60] @ 59238 │ │ │ │ - add r2, pc, r2 │ │ │ │ + bl 167d30 │ │ │ │ + ldr r2, [pc, #80] @ 5b464 │ │ │ │ mov r3, r0 │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r0, [r2, #4] │ │ │ │ cmp r0, #0 │ │ │ │ - popeq {r4, pc} │ │ │ │ + beq 5b444 │ │ │ │ ldr r1, [r2, #228] @ 0xe4 │ │ │ │ cmp r1, #0 │ │ │ │ - popeq {r4, pc} │ │ │ │ + beq 5b444 │ │ │ │ ldr r1, [r2, #232] @ 0xe8 │ │ │ │ movw ip, #30000 @ 0x7530 │ │ │ │ sub r1, r3, r1 │ │ │ │ cmp r1, ip │ │ │ │ - popls {r4, pc} │ │ │ │ - pop {r4, lr} │ │ │ │ + bhi 5b450 │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + add sp, sp, #8 │ │ │ │ str r3, [r2, #232] @ 0xe8 │ │ │ │ - b 22eec │ │ │ │ - eoreq r1, pc, ip, ror #29 │ │ │ │ + b 22e48 │ │ │ │ + ldrsbteq pc, [r0], -r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r4, [pc, #300] @ 59380 │ │ │ │ - ldr r2, [pc, #300] @ 59384 │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r4, #228] @ 0xe4 │ │ │ │ - add r2, pc, r2 │ │ │ │ - cmp r3, #0 │ │ │ │ - ldr r3, [pc, #284] @ 59388 │ │ │ │ + ldr r2, [pc, #312] @ 5b5c0 │ │ │ │ sub sp, sp, #16 │ │ │ │ + ldr r3, [pc, #308] @ 5b5c4 │ │ │ │ + ldr r4, [pc, #308] @ 5b5c8 │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ + add r4, pc, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bne 592ac │ │ │ │ - ldr r2, [pc, #260] @ 5938c │ │ │ │ - ldr r3, [pc, #252] @ 59388 │ │ │ │ + ldr r3, [r4, #228] @ 0xe4 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 5b4ec │ │ │ │ + ldr r2, [pc, #272] @ 5b5cc │ │ │ │ + ldr r3, [pc, #260] @ 5b5c4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 5937c │ │ │ │ + bne 5b5bc │ │ │ │ add sp, sp, #16 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r4, #228] @ 0xe4 │ │ │ │ - bl 57000 │ │ │ │ + bl 58fd4 │ │ │ │ subs r6, r0, #0 │ │ │ │ - bne 59280 │ │ │ │ + bne 5b4b4 │ │ │ │ ldr r3, [r4, #236] @ 0xec │ │ │ │ cmp r3, #0 │ │ │ │ - beq 59280 │ │ │ │ + beq 5b4b4 │ │ │ │ add r2, sp, #8 │ │ │ │ - mov r1, r2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 24f98 │ │ │ │ + mov r1, r2 │ │ │ │ + bl 24ec4 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 592fc │ │ │ │ - ldr r3, [pc, #160] @ 59390 │ │ │ │ + bne 5b53c │ │ │ │ + ldr r3, [pc, #160] @ 5b5d0 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #236] @ 0xec │ │ │ │ - b 59280 │ │ │ │ + b 5b4b4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 25064 │ │ │ │ + bl 24f90 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 59324 │ │ │ │ - ldr r2, [pc, #128] @ 59394 │ │ │ │ + bne 5b564 │ │ │ │ + ldr r2, [pc, #128] @ 5b5d4 │ │ │ │ mov r1, #2 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 592e8 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 5b528 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 25310 │ │ │ │ + bl 2523c │ │ │ │ add r2, sp, #5 │ │ │ │ add r1, sp, #6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 25250 │ │ │ │ + bl 2517c │ │ │ │ ldrb r3, [sp, #5] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 59364 │ │ │ │ - ldr r2, [pc, #68] @ 59398 │ │ │ │ + beq 5b5a4 │ │ │ │ + ldr r2, [pc, #68] @ 5b5d8 │ │ │ │ mov r1, #6 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 592e8 │ │ │ │ - ldr r2, [pc, #48] @ 5939c │ │ │ │ - mov r1, #2 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 5b528 │ │ │ │ + ldr r2, [pc, #48] @ 5b5dc │ │ │ │ + mov r1, #2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 592e8 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - mlaeq pc, r0, lr, r1 @ │ │ │ │ - eoreq r5, lr, r4, rrx │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq r5, lr, r8, lsr r0 │ │ │ │ - strdeq r1, [pc], -r4 @ │ │ │ │ - andseq r9, r7, r8, asr r9 │ │ │ │ - andseq r9, r7, r0, lsr r9 │ │ │ │ - andseq r9, r7, r4, lsr r9 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 5b528 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eorseq r2, r0, r0, asr #28 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq pc, r0, ip, asr #24 │ │ │ │ + eorseq r2, r0, r4, lsl lr │ │ │ │ + ldrhteq pc, [r0], -r4 @ │ │ │ │ + andseq r9, r8, r4, ror #18 │ │ │ │ + andseq r9, r8, ip, lsr r9 │ │ │ │ + andseq r9, r8, r0, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ - ldr r2, [pc, #416] @ 59558 │ │ │ │ - ldr r4, [pc, #416] @ 5955c │ │ │ │ - ldr r3, [pc, #416] @ 59560 │ │ │ │ + ldr r2, [pc, #428] @ 5b7ac │ │ │ │ + sub sp, sp, #104 @ 0x68 │ │ │ │ + ldr r3, [pc, #424] @ 5b7b0 │ │ │ │ + ldr r4, [pc, #424] @ 5b7b4 │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r5, [pc, #420] @ 5b7b8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r4, pc, r4 │ │ │ │ - sub sp, sp, #104 @ 0x68 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ + add r5, pc, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ mov r3, #0 │ │ │ │ - bl 5923c │ │ │ │ + bl 5b468 │ │ │ │ ldr r1, [r4, #164] @ 0xa4 │ │ │ │ - ldr r5, [pc, #376] @ 59564 │ │ │ │ cmp r1, #0 │ │ │ │ - add r5, pc, r5 │ │ │ │ - bne 5949c │ │ │ │ - ldr r4, [pc, #364] @ 59568 │ │ │ │ + bne 5b6f0 │ │ │ │ + ldr r4, [pc, #376] @ 5b7bc │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [r4, #188] @ 0xbc │ │ │ │ cmp r1, #0 │ │ │ │ - beq 59418 │ │ │ │ + beq 5b660 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 22700 │ │ │ │ + bl 2265c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #188] @ 0xbc │ │ │ │ - ldr r4, [pc, #332] @ 5956c │ │ │ │ + ldr r4, [pc, #344] @ 5b7c0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [r4, #240] @ 0xf0 │ │ │ │ cmp r1, #0 │ │ │ │ - beq 5943c │ │ │ │ + beq 5b684 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 22700 │ │ │ │ + bl 2265c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #240] @ 0xf0 │ │ │ │ - ldr r4, [pc, #300] @ 59570 │ │ │ │ + ldr r4, [pc, #312] @ 5b7c4 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [r4, #164] @ 0xa4 │ │ │ │ cmp r1, #0 │ │ │ │ - bne 594c0 │ │ │ │ - ldr r2, [pc, #284] @ 59574 │ │ │ │ - ldr r3, [pc, #284] @ 59578 │ │ │ │ - ldr r1, [r5, r2] │ │ │ │ - add r3, pc, r3 │ │ │ │ + bne 5b714 │ │ │ │ + ldr r1, [pc, #296] @ 5b7c8 │ │ │ │ mov r2, #0 │ │ │ │ + ldr r3, [pc, #292] @ 5b7cc │ │ │ │ + ldr r1, [r5, r1] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r2, [r3, #176] @ 0xb0 │ │ │ │ str r2, [r1] │ │ │ │ str r2, [r3, #180] @ 0xb4 │ │ │ │ - str r2, [r3, #176] @ 0xb0 │ │ │ │ - ldr r2, [pc, #260] @ 5957c │ │ │ │ - ldr r3, [pc, #228] @ 59560 │ │ │ │ + ldr r2, [pc, #272] @ 5b7d0 │ │ │ │ + ldr r3, [pc, #236] @ 5b7b0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 59554 │ │ │ │ + bne 5b7a8 │ │ │ │ add sp, sp, #104 @ 0x68 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - ldr r3, [pc, #220] @ 59580 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r3, [pc, #220] @ 5b7d4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - bge 593f4 │ │ │ │ + bge 5b63c │ │ │ │ ldr r0, [r4, #4] │ │ │ │ mov r2, #0 │ │ │ │ - bl 23e64 │ │ │ │ - b 593f4 │ │ │ │ + bl 23d9c │ │ │ │ + b 5b63c │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 23b04 │ │ │ │ - ldr r3, [pc, #176] @ 59580 │ │ │ │ + bl 23a3c │ │ │ │ + ldr r3, [pc, #176] @ 5b7d4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - blt 594f0 │ │ │ │ - ldr r3, [pc, #160] @ 59584 │ │ │ │ + blt 5b744 │ │ │ │ + ldr r3, [pc, #160] @ 5b7d8 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #164] @ 0xa4 │ │ │ │ - b 59450 │ │ │ │ - ldr r1, [r4, #164] @ 0xa4 │ │ │ │ + b 5b698 │ │ │ │ ldr r3, [r4] │ │ │ │ + ldr r1, [r4, #164] @ 0xa4 │ │ │ │ cmp r1, r3 │ │ │ │ - beq 594dc │ │ │ │ + beq 5b730 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 22208 │ │ │ │ - ldr r1, [r4, #164] @ 0xa4 │ │ │ │ - mov r2, #131072 @ 0x20000 │ │ │ │ + add r6, sp, #4 │ │ │ │ + bl 22164 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 2333c │ │ │ │ + mov r2, #131072 @ 0x20000 │ │ │ │ ldr r1, [r4, #164] @ 0xa4 │ │ │ │ + bl 23280 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 24dc4 │ │ │ │ - add r6, sp, #4 │ │ │ │ + ldr r1, [r4, #164] @ 0xa4 │ │ │ │ + bl 24cf0 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ - bl 22148 │ │ │ │ + bl 220a4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r3, #17 │ │ │ │ - bne 59528 │ │ │ │ + bne 5b77c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [r4, #164] @ 0xa4 │ │ │ │ cmp r2, r3 │ │ │ │ - bne 59528 │ │ │ │ - b 594dc │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq r4, lr, r4, lsl #30 │ │ │ │ - eoreq r1, pc, r0, lsr #26 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - ldrdeq r4, [lr], -r4 @ │ │ │ │ - eoreq r1, pc, ip, ror #25 │ │ │ │ - eoreq r1, pc, r8, asr #25 │ │ │ │ - eoreq r1, pc, r4, lsr #25 │ │ │ │ - andeq r1, r0, r4, lsl sp │ │ │ │ - eoreq r1, pc, r8, lsl #25 │ │ │ │ - eoreq r4, lr, r8, asr #28 │ │ │ │ - @ instruction: 0x000018bc │ │ │ │ - eoreq r1, pc, r0, lsl #24 │ │ │ │ + bne 5b77c │ │ │ │ + b 5b730 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eorseq r2, r0, r8, asr #25 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + ldrsbteq pc, [r0], -r0 @ │ │ │ │ + ldrhteq r2, [r0], -r4 │ │ │ │ + eorseq pc, r0, r4, lsr #21 │ │ │ │ + eorseq pc, r0, r0, lsl #21 │ │ │ │ + eorseq pc, r0, ip, asr sl @ │ │ │ │ + andeq r1, r0, r0, lsl #26 │ │ │ │ + eorseq pc, r0, ip, lsr sl @ │ │ │ │ + eorseq r2, r0, r0, lsl ip │ │ │ │ + andeq r1, r0, r8, lsr #17 │ │ │ │ + eorseq pc, r0, ip, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r3, [pc, #252] @ 5969c │ │ │ │ - ldr r2, [pc, #252] @ 596a0 │ │ │ │ + ldr r3, [pc, #264] @ 5b904 │ │ │ │ + sub sp, sp, #16 │ │ │ │ + ldr r1, [pc, #260] @ 5b908 │ │ │ │ + ldr r2, [pc, #260] @ 5b90c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ - add r2, pc, r2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r1, r2] │ │ │ │ cmp r3, #0 │ │ │ │ - ldr r3, [pc, #236] @ 596a4 │ │ │ │ - sub sp, sp, #16 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - str r3, [sp, #12] │ │ │ │ - mov r3, #0 │ │ │ │ - beq 595e0 │ │ │ │ - ldr r5, [pc, #212] @ 596a8 │ │ │ │ + ldr r2, [r2] │ │ │ │ + str r2, [sp, #12] │ │ │ │ + mov r2, #0 │ │ │ │ + beq 5b83c │ │ │ │ + ldr r5, [pc, #224] @ 5b910 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, #228] @ 0xe4 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 5960c │ │ │ │ - ldr r2, [pc, #196] @ 596ac │ │ │ │ - ldr r3, [pc, #184] @ 596a4 │ │ │ │ + beq 5b874 │ │ │ │ + ldr r2, [pc, #208] @ 5b914 │ │ │ │ + ldr r3, [pc, #196] @ 5b90c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 59698 │ │ │ │ + bne 5b900 │ │ │ │ add sp, sp, #16 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov r6, #1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r6, [r5, #228] @ 0xe4 │ │ │ │ - bl 57000 │ │ │ │ + bl 58fd4 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 595e0 │ │ │ │ + bne 5b83c │ │ │ │ add r2, sp, #8 │ │ │ │ - mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 24f98 │ │ │ │ + mov r1, r2 │ │ │ │ + bl 24ec4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 595e0 │ │ │ │ + beq 5b83c │ │ │ │ add r2, sp, #5 │ │ │ │ add r1, sp, #6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 25250 │ │ │ │ + bl 2517c │ │ │ │ ldrb r3, [sp, #5] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 595e0 │ │ │ │ - ldr r2, [pc, #76] @ 596b0 │ │ │ │ + beq 5b83c │ │ │ │ + ldr r2, [pc, #76] @ 5b918 │ │ │ │ mov r1, #6 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r0, r4 │ │ │ │ str r6, [r5, #236] @ 0xec │ │ │ │ - bl 21e0c │ │ │ │ - ldr r2, [pc, #48] @ 596b4 │ │ │ │ - mov r1, #6 │ │ │ │ - add r2, pc, r2 │ │ │ │ + bl 21d74 │ │ │ │ + ldr r2, [pc, #48] @ 5b91c │ │ │ │ mov r3, r0 │ │ │ │ + mov r1, #6 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 595e0 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq r7, lr, r4, asr #4 │ │ │ │ - eoreq r4, lr, r8, lsl sp │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq r1, pc, r4, lsl fp @ │ │ │ │ - ldrdeq r4, [lr], -r8 @ │ │ │ │ - andseq r9, r7, r4, asr r6 │ │ │ │ - andseq r9, r7, r4, asr #12 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 5b83c │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eorseq r4, r0, r0, ror #31 │ │ │ │ + eorseq r2, r0, r4, asr #21 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + ldrhteq pc, [r0], -r8 @ │ │ │ │ + eorseq r2, r0, ip, lsl #21 │ │ │ │ + andseq r9, r8, r8, lsr r6 │ │ │ │ + andseq r9, r8, r4, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r1 │ │ │ │ mov r1, #0 │ │ │ │ + ldr r5, [pc, #196] @ 5ba10 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 21cc8 │ │ │ │ - ldr r0, [pc, #148] @ 59778 │ │ │ │ - ldr r5, [pc, #148] @ 5977c │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 22e68 │ │ │ │ - ldr r2, [pc, #140] @ 59780 │ │ │ │ - ldr r3, [pc, #140] @ 59784 │ │ │ │ - add r2, pc, r2 │ │ │ │ + bl 21c30 │ │ │ │ + ldr r0, [pc, #184] @ 5ba14 │ │ │ │ add r5, pc, r5 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl 22dc4 │ │ │ │ + ldr r2, [pc, #172] @ 5ba18 │ │ │ │ mov r1, #0 │ │ │ │ + ldr r3, [pc, #168] @ 5ba1c │ │ │ │ + add r2, pc, r2 │ │ │ │ str r1, [r2, #20] │ │ │ │ str r0, [r2, #24] │ │ │ │ + mov r0, r4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r5, [pc, #116] @ 59788 │ │ │ │ + ldr r5, [pc, #148] @ 5ba20 │ │ │ │ ldr r3, [r3] │ │ │ │ - mov r0, r4 │ │ │ │ + add r5, pc, r5 │ │ │ │ cmp r3, r1 │ │ │ │ + mov r1, r6 │ │ │ │ bicne r2, r7, #12 │ │ │ │ moveq r2, r7 │ │ │ │ - mov r1, r6 │ │ │ │ - bl 2333c │ │ │ │ - add r5, pc, r5 │ │ │ │ + bl 23280 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 21cc8 │ │ │ │ + bl 21c30 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ - bl 22e68 │ │ │ │ + bl 22dc4 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ - popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r2, [pc, #52] @ 5978c │ │ │ │ + bne 5b9d8 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r2, [pc, #68] @ 5ba24 │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ bic r2, r7, #76 @ 0x4c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 2333c │ │ │ │ - @ instruction: 0xffffdbe4 │ │ │ │ - eoreq r4, lr, r8, asr #23 │ │ │ │ - strdeq r1, [pc], -r0 @ │ │ │ │ - muleq r0, r0, r9 │ │ │ │ - strhteq r1, [pc], -r8 │ │ │ │ - andseq r9, r7, r8, lsl #11 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr lr, [sp, #20] │ │ │ │ + add sp, sp, #24 │ │ │ │ + b 23280 │ │ │ │ + eorseq r2, r0, r8, ror r9 │ │ │ │ + @ instruction: 0xffffd968 │ │ │ │ + eorseq pc, r0, r4, ror r7 @ │ │ │ │ + andeq r1, r0, ip, ror r9 │ │ │ │ + eorseq pc, r0, r8, asr r7 @ │ │ │ │ + andseq r9, r8, ip, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #3832] @ 0xef8 │ │ │ │ mov r8, r2 │ │ │ │ - ldr r2, [pc, #1360] @ 59cfc │ │ │ │ + ldr r2, [pc, #1388] @ 5bfc0 │ │ │ │ mov r7, r3 │ │ │ │ - ldr r3, [pc, #1356] @ 59d00 │ │ │ │ + sub sp, sp, #228 @ 0xe4 │ │ │ │ + mov sl, r0 │ │ │ │ + ldr r3, [pc, #1376] @ 5bfc4 │ │ │ │ + ldr r4, [pc, #1376] @ 5bfc8 │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr fp, [sp, #276] @ 0x114 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - sub sp, sp, #228 @ 0xe4 │ │ │ │ + add r4, pc, r4 │ │ │ │ + ldr r2, [sp, #268] @ 0x10c │ │ │ │ + ldr r0, [sp, #280] @ 0x118 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #220] @ 0xdc │ │ │ │ mov r3, #0 │ │ │ │ - ldr r3, [pc, #1332] @ 59d04 │ │ │ │ - ldr r2, [sp, #268] @ 0x10c │ │ │ │ - ldr r4, [pc, #1328] @ 59d08 │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r3, [pc, #1340] @ 5bfcc │ │ │ │ ands ip, r2, #16 │ │ │ │ - mov sl, r0 │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr fp, [sp, #276] @ 0x114 │ │ │ │ - ldr r0, [sp, #280] @ 0x118 │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r2, [r3, #164] @ 0xa4 │ │ │ │ - bne 599b4 │ │ │ │ + bne 5bc60 │ │ │ │ mov r9, r1 │ │ │ │ ldr r1, [r3] │ │ │ │ cmp r1, r2 │ │ │ │ - beq 599a4 │ │ │ │ - ldr r3, [pc, #1280] @ 59d0c │ │ │ │ + beq 5bc50 │ │ │ │ + ldr r3, [pc, #1308] @ 5bfd0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r6, [r3] │ │ │ │ - ldr r3, [pc, #1272] @ 59d10 │ │ │ │ + ldr r3, [pc, #1300] @ 5bfd4 │ │ │ │ cmp r6, #0 │ │ │ │ - ldr r2, [r4, r3] │ │ │ │ moveq r6, r0 │ │ │ │ + ldr r2, [r4, r3] │ │ │ │ ldr r3, [r2, #4] │ │ │ │ str r2, [sp, #24] │ │ │ │ - cmp r3, #0 │ │ │ │ ldr r2, [r2] │ │ │ │ - bge 59954 │ │ │ │ - ldr r5, [pc, #1240] @ 59d14 │ │ │ │ - ldr r3, [pc, #1240] @ 59d18 │ │ │ │ + cmp r3, #0 │ │ │ │ + bge 5bbfc │ │ │ │ + ldr r5, [pc, #1268] @ 5bfd8 │ │ │ │ + ldr r3, [pc, #1268] @ 5bfdc │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [r5, #164] @ 0xa4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ cmp r1, #0 │ │ │ │ str r3, [sp, #28] │ │ │ │ - beq 59c18 │ │ │ │ - ldr r5, [pc, #1216] @ 59d1c │ │ │ │ + beq 5bedc │ │ │ │ + ldr r5, [pc, #1244] @ 5bfe0 │ │ │ │ mov r2, r6 │ │ │ │ + mov sl, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ - bl 22d78 │ │ │ │ + bl 22cd4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 240d4 │ │ │ │ - mov sl, #0 │ │ │ │ + bl 2400c │ │ │ │ mov ip, #8 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldr r1, [r5, #164] @ 0xa4 │ │ │ │ ldr r3, [r5, #248] @ 0xf8 │ │ │ │ ldr r2, [r5, #252] @ 0xfc │ │ │ │ - ldr r1, [r5, #164] @ 0xa4 │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - str sl, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 24f50 │ │ │ │ + str sl, [sp, #4] │ │ │ │ + bl 24e7c │ │ │ │ ldr r3, [r5, #244] @ 0xf4 │ │ │ │ tst r3, #16 │ │ │ │ - bne 59acc │ │ │ │ - ldr r3, [pc, #1136] @ 59d20 │ │ │ │ + bne 5bd8c │ │ │ │ + ldr r3, [pc, #1164] @ 5bfe4 │ │ │ │ ldr r8, [r4, r3] │ │ │ │ - ldr r3, [pc, #1132] @ 59d24 │ │ │ │ + ldr r3, [pc, #1160] @ 5bfe8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ - bne 59aa4 │ │ │ │ + bne 5bd64 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 59c84 │ │ │ │ - ldr r3, [pc, #1104] @ 59d28 │ │ │ │ + beq 5bf48 │ │ │ │ + ldr r3, [pc, #1132] @ 5bfec │ │ │ │ mov r2, r7 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ - ldr r3, [pc, #1092] @ 59d2c │ │ │ │ + ldr r3, [pc, #1120] @ 5bff0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r3, [sp, #264] @ 0x108 │ │ │ │ - bl 580e4 │ │ │ │ + bl 5a1cc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #268] @ 0x10c │ │ │ │ subs r2, r2, #0 │ │ │ │ - and r3, r3, #1 │ │ │ │ movne r2, #1 │ │ │ │ + and r3, r3, #1 │ │ │ │ cmp r2, r3 │ │ │ │ - bne 59a50 │ │ │ │ + bne 5bd10 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 599d0 │ │ │ │ - ldr r2, [pc, #1036] @ 59d30 │ │ │ │ - ldr r3, [pc, #1036] @ 59d34 │ │ │ │ - ldr r0, [r4, r2] │ │ │ │ - ldr r1, [r4, r3] │ │ │ │ - ldr r2, [pc, #1028] @ 59d38 │ │ │ │ + beq 5bc7c │ │ │ │ + ldr r0, [pc, #1064] @ 5bff4 │ │ │ │ + ldr r1, [pc, #1064] @ 5bff8 │ │ │ │ + ldr r2, [pc, #1064] @ 5bffc │ │ │ │ + ldr r0, [r4, r0] │ │ │ │ + ldr r1, [r4, r1] │ │ │ │ + ldr r3, [pc, #1056] @ 5c000 │ │ │ │ ldr r0, [r0] │ │ │ │ - ldr r3, [pc, #1024] @ 59d3c │ │ │ │ str r0, [r1] │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [r3] │ │ │ │ - bl 57200 │ │ │ │ - b 599d0 │ │ │ │ + bl 591fc │ │ │ │ + b 5bc7c │ │ │ │ orrs r3, r2, r3 │ │ │ │ ldr r3, [sp, #268] @ 0x10c │ │ │ │ and r0, r3, #1 │ │ │ │ - ldr r3, [pc, #944] @ 59d18 │ │ │ │ + ldr r3, [pc, #972] @ 5bfdc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r0, [r3] │ │ │ │ - bne 59a58 │ │ │ │ - ldr r3, [pc, #968] @ 59d40 │ │ │ │ + bne 5bd18 │ │ │ │ + ldr r3, [pc, #996] @ 5c004 │ │ │ │ ldr r2, [sp, #272] @ 0x110 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #0 │ │ │ │ str r1, [r3, #164] @ 0xa4 │ │ │ │ - bne 59c8c │ │ │ │ - ldr r3, [pc, #948] @ 59d44 │ │ │ │ - ldr r2, [pc, #948] @ 59d48 │ │ │ │ + bne 5bf50 │ │ │ │ + ldr r3, [pc, #976] @ 5c008 │ │ │ │ + movw r2, #32847 @ 0x804f │ │ │ │ + movt r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ - bl 596b8 │ │ │ │ - bl 58518 │ │ │ │ - b 599d0 │ │ │ │ + bl 5b920 │ │ │ │ + bl 5a678 │ │ │ │ + b 5bc7c │ │ │ │ ldr r2, [r3, #244] @ 0xf4 │ │ │ │ tst r2, #16 │ │ │ │ strne ip, [r3, #164] @ 0xa4 │ │ │ │ - b 59804 │ │ │ │ + b 5baac │ │ │ │ cmp r2, #0 │ │ │ │ ldreq r2, [r3] │ │ │ │ streq r2, [r3, #164] @ 0xa4 │ │ │ │ - ldr r3, [pc, #900] @ 59d4c │ │ │ │ mov r2, #16 │ │ │ │ + ldr r3, [pc, #916] @ 5c00c │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #244] @ 0xf4 │ │ │ │ - ldr r3, [pc, #888] @ 59d50 │ │ │ │ + ldr r3, [pc, #908] @ 5c010 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r3, #240] @ 0xf0 │ │ │ │ cmp r1, #0 │ │ │ │ - beq 599ec │ │ │ │ + beq 5bc98 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ - bl 22700 │ │ │ │ - ldr r4, [pc, #864] @ 59d54 │ │ │ │ + bl 2265c │ │ │ │ + ldr r4, [pc, #884] @ 5c014 │ │ │ │ mov r3, #0 │ │ │ │ - add r4, pc, r4 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r1, [r4, #164] @ 0xa4 │ │ │ │ + add r4, pc, r4 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 21dc4 │ │ │ │ - mov r1, #0 │ │ │ │ + ldr r1, [r4, #164] @ 0xa4 │ │ │ │ + bl 21d2c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ + mov r1, #0 │ │ │ │ str r3, [r4, #240] @ 0xf0 │ │ │ │ - bl 21cc8 │ │ │ │ + bl 21c30 │ │ │ │ mov r3, #1 │ │ │ │ - ldr r2, [pc, #816] @ 59d58 │ │ │ │ + ldr r2, [pc, #836] @ 5c018 │ │ │ │ str r3, [r4, #212] @ 0xd4 │ │ │ │ - ldr r3, [pc, #720] @ 59d00 │ │ │ │ + ldr r3, [pc, #744] @ 5bfc4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 59cf8 │ │ │ │ + bne 5bfbc │ │ │ │ add sp, sp, #228 @ 0xe4 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 58d34 │ │ │ │ - b 599d0 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + bl 5af0c │ │ │ │ + b 5bc7c │ │ │ │ + ldr r3, [pc, #764] @ 5c01c │ │ │ │ mov r1, r2 │ │ │ │ - ldr r3, [pc, #760] @ 59d5c │ │ │ │ ldr r2, [sp, #272] @ 0x110 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #0 │ │ │ │ - addeq r5, sp, #32 │ │ │ │ str r1, [r3, #164] @ 0xa4 │ │ │ │ - bne 59c8c │ │ │ │ - ldr r4, [pc, #736] @ 59d60 │ │ │ │ + addeq r5, sp, #32 │ │ │ │ + bne 5bf50 │ │ │ │ + ldr r4, [pc, #736] @ 5c020 │ │ │ │ mov r2, r5 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 24de8 │ │ │ │ + bl 24d14 │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ - ldr r1, [r4, #164] @ 0xa4 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ + ldr r1, [r4, #164] @ 0xa4 │ │ │ │ orr r2, r2, #32768 @ 0x8000 │ │ │ │ - bl 596b8 │ │ │ │ - b 5999c │ │ │ │ + bl 5b920 │ │ │ │ + b 5bc48 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - bge 598c4 │ │ │ │ - ldr r3, [pc, #680] @ 59d64 │ │ │ │ + bge 5bb6c │ │ │ │ + ldr r3, [pc, #680] @ 5c024 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [r3, #164] @ 0xa4 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ - bl 575b0 │ │ │ │ - b 598c4 │ │ │ │ + ldr r1, [r3, #164] @ 0xa4 │ │ │ │ + bl 595d8 │ │ │ │ + b 5bb6c │ │ │ │ bic r3, r3, #16 │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ mov r2, fp │ │ │ │ ldr r1, [r5, #164] @ 0xa4 │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ str r3, [r5, #244] @ 0xf4 │ │ │ │ - bl 57f08 │ │ │ │ - ldr r1, [r5, #164] @ 0xa4 │ │ │ │ + bl 59fc4 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ - bl 56e84 │ │ │ │ ldr r1, [r5, #164] @ 0xa4 │ │ │ │ - mov r2, #131072 @ 0x20000 │ │ │ │ + bl 58e3c │ │ │ │ ldr r0, [r5, #4] │ │ │ │ - bl 2333c │ │ │ │ + mov r2, #131072 @ 0x20000 │ │ │ │ + ldr r1, [r5, #164] @ 0xa4 │ │ │ │ + bl 23280 │ │ │ │ ldr r3, [sp, #264] @ 0x108 │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ - ldr r3, [pc, #528] @ 59d20 │ │ │ │ + mov r2, r6 │ │ │ │ str r9, [sp, #36] @ 0x24 │ │ │ │ str r8, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ + ldr r3, [pc, #512] @ 5bfe4 │ │ │ │ ldr r8, [r4, r3] │ │ │ │ - ldr r1, [r5, #164] @ 0xa4 │ │ │ │ ldr r3, [r8] │ │ │ │ + str sl, [sp] │ │ │ │ + str sl, [sp, #4] │ │ │ │ str sl, [sp, #8] │ │ │ │ + ldr r1, [r5, #164] @ 0xa4 │ │ │ │ cmp r3, #0 │ │ │ │ add r3, sp, #32 │ │ │ │ - str sl, [sp, #4] │ │ │ │ - str sl, [sp] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ str r3, [sp, #12] │ │ │ │ moveq r3, #8 │ │ │ │ movne r3, #12 │ │ │ │ - mov r2, r6 │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r3, r6 │ │ │ │ - bl 22fd0 │ │ │ │ - ldr r3, [pc, #520] @ 59d68 │ │ │ │ + bl 22f2c │ │ │ │ + ldr r3, [pc, #520] @ 5c028 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ - ldr r3, [r4, r3] │ │ │ │ ldr r1, [r5, #164] @ 0xa4 │ │ │ │ + ldr r3, [r4, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 59cd8 │ │ │ │ - bl 24050 │ │ │ │ - ldr r5, [pc, #492] @ 59d6c │ │ │ │ + beq 5bf9c │ │ │ │ + ldr r5, [pc, #496] @ 5c02c │ │ │ │ add r6, sp, #124 @ 0x7c │ │ │ │ + bl 23f88 │ │ │ │ add r5, pc, r5 │ │ │ │ - mov r1, r6 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ - bl 22148 │ │ │ │ + mov r1, r6 │ │ │ │ + bl 220a4 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ mov r1, r6 │ │ │ │ - bl 58754 │ │ │ │ + bl 5a8f4 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ cmp r3, #19 │ │ │ │ - bne 59b84 │ │ │ │ - ldr r1, [r5, #164] @ 0xa4 │ │ │ │ + bne 5be44 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ + ldr r1, [r5, #164] @ 0xa4 │ │ │ │ cmp r3, r1 │ │ │ │ - bne 59b84 │ │ │ │ - ldr r2, [r5, #188] @ 0xbc │ │ │ │ + bne 5be44 │ │ │ │ ldr r6, [r5, #4] │ │ │ │ + ldr r2, [r5, #188] @ 0xbc │ │ │ │ cmp r2, #0 │ │ │ │ - beq 59c08 │ │ │ │ - ldr r3, [pc, #360] @ 59d38 │ │ │ │ + beq 5bec8 │ │ │ │ + ldr r3, [pc, #364] @ 5bffc │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ - ldr r3, [pc, #332] @ 59d30 │ │ │ │ + ldr r3, [pc, #336] @ 5bff4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl 23150 │ │ │ │ + bl 230a0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 21a70 │ │ │ │ + bl 219d8 │ │ │ │ ldr r6, [r5, #4] │ │ │ │ ldr r1, [r5, #164] @ 0xa4 │ │ │ │ - ldr r2, [pc, #312] @ 59d48 │ │ │ │ mov r0, r6 │ │ │ │ - bl 596b8 │ │ │ │ - b 598b0 │ │ │ │ + movw r2, #32847 @ 0x804f │ │ │ │ + movt r2, #2 │ │ │ │ + bl 5b920 │ │ │ │ + b 5bb58 │ │ │ │ str r1, [r3] │ │ │ │ - ldr r3, [pc, #272] @ 59d34 │ │ │ │ + ldr r3, [pc, #272] @ 5bff8 │ │ │ │ ldr r2, [sp, #264] @ 0x108 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r7, [r3] │ │ │ │ - ldr r3, [pc, #264] @ 59d3c │ │ │ │ + ldr r3, [pc, #264] @ 5c000 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r2, [r3] │ │ │ │ - bl 57200 │ │ │ │ - ldr r3, [sp, #272] @ 0x110 │ │ │ │ - str r3, [sp, #16] │ │ │ │ + bl 591fc │ │ │ │ ldr r3, [sp, #264] @ 0x108 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - str r7, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ + str r7, [sp, #4] │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r3, [sp, #272] @ 0x110 │ │ │ │ + str r3, [sp, #16] │ │ │ │ ldr r3, [sl, #12] │ │ │ │ ldr r1, [r5] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, r9 │ │ │ │ ldr r2, [sl] │ │ │ │ - bl 581a8 │ │ │ │ + bl 5a2a8 │ │ │ │ mov r3, #16 │ │ │ │ - str r3, [r5, #244] @ 0xf4 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r5, #164] @ 0xa4 │ │ │ │ - b 59854 │ │ │ │ - bl 58518 │ │ │ │ - b 598d0 │ │ │ │ - ldr r4, [pc, #220] @ 59d70 │ │ │ │ - ldr r2, [sp, #272] @ 0x110 │ │ │ │ - add r4, pc, r4 │ │ │ │ + str r3, [r5, #244] @ 0xf4 │ │ │ │ + b 5bafc │ │ │ │ + bl 5a678 │ │ │ │ + b 5bb78 │ │ │ │ + ldr r4, [pc, #216] @ 5c030 │ │ │ │ add r5, sp, #32 │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [sp, #84] @ 0x54 │ │ │ │ + ldr r2, [sp, #272] @ 0x110 │ │ │ │ + add r4, pc, r4 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ + str r2, [sp, #84] @ 0x54 │ │ │ │ mov r2, #8192 @ 0x2000 │ │ │ │ - bl 23d08 │ │ │ │ - ldr r1, [sp, #272] @ 0x110 │ │ │ │ + bl 23c40 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 22e8c │ │ │ │ + ldr r1, [sp, #272] @ 0x110 │ │ │ │ + bl 22de8 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r1, [r4, #164] @ 0xa4 │ │ │ │ ldr r3, [r2] │ │ │ │ ldr r2, [r2, #4] │ │ │ │ orrs r3, r3, r2 │ │ │ │ - bne 59a78 │ │ │ │ - b 59988 │ │ │ │ + bne 5bd38 │ │ │ │ + b 5bc30 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - bge 59b74 │ │ │ │ - bl 57368 │ │ │ │ + bge 5be34 │ │ │ │ + bl 59380 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r1, [r5, #164] @ 0xa4 │ │ │ │ - b 59b74 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq r4, lr, r0, lsl fp │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq r1, pc, r0, lsl r9 @ │ │ │ │ - eoreq r4, lr, r0, ror #21 │ │ │ │ - andeq r1, r0, r8, asr #18 │ │ │ │ - @ instruction: 0x000018bc │ │ │ │ - eoreq r1, pc, r8, lsr #17 │ │ │ │ - andeq r1, r0, r4, lsl sp │ │ │ │ - eoreq r1, pc, r8, lsl #17 │ │ │ │ - andeq r1, r0, r8, asr fp │ │ │ │ - andeq r1, r0, ip, ror r5 │ │ │ │ + b 5be34 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eorseq r2, r0, ip, ror #16 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq r2, r0, r0, ror #16 │ │ │ │ + eorseq pc, r0, r4, asr r6 @ │ │ │ │ + andeq r1, r0, r4, lsr r9 │ │ │ │ + andeq r1, r0, r8, lsr #17 │ │ │ │ + eorseq pc, r0, r0, lsl #12 │ │ │ │ + andeq r1, r0, r0, lsl #26 │ │ │ │ + ldrsbteq pc, [r0], -ip @ │ │ │ │ andeq r1, r0, r4, asr #22 │ │ │ │ - andeq r1, r0, r4, asr r8 │ │ │ │ - andeq r1, r0, r8, ror #25 │ │ │ │ - andeq r1, r0, r4, lsl #22 │ │ │ │ - ldrdeq r1, [r0], -r8 │ │ │ │ - andeq r1, r0, r4, ror #19 │ │ │ │ - eoreq r1, pc, ip, ror #14 │ │ │ │ - eoreq r1, pc, r4, asr r7 @ │ │ │ │ - andeq r8, r2, pc, asr #32 │ │ │ │ - eoreq r1, pc, ip, lsl r7 @ │ │ │ │ - eoreq r1, pc, r0, lsl r7 @ │ │ │ │ - strdeq r1, [pc], -r0 @ │ │ │ │ - mlaeq lr, r4, r8, r4 │ │ │ │ - eoreq r1, pc, r0, lsl #13 │ │ │ │ - eoreq r1, pc, r4, ror #12 │ │ │ │ - eoreq r1, pc, ip, lsr #12 │ │ │ │ - muleq r0, r8, ip │ │ │ │ - eoreq r1, pc, r4, ror #10 │ │ │ │ - eoreq r1, pc, r0, asr r4 @ │ │ │ │ + andeq r1, r0, r8, ror #10 │ │ │ │ + andeq r1, r0, r0, lsr fp │ │ │ │ + andeq r1, r0, r0, asr #16 │ │ │ │ + ldrdeq r1, [r0], -r4 │ │ │ │ + strdeq r1, [r0], -r0 │ │ │ │ + andeq r1, r0, r4, asr #13 │ │ │ │ + ldrdeq r1, [r0], -r0 │ │ │ │ + eorseq pc, r0, r4, asr #9 │ │ │ │ + eorseq pc, r0, r8, lsr #9 │ │ │ │ + eorseq pc, r0, r0, ror r4 @ │ │ │ │ + eorseq pc, r0, r4, ror #8 │ │ │ │ + eorseq pc, r0, r0, asr #8 │ │ │ │ + ldrshteq r2, [r0], -r8 │ │ │ │ + eorseq pc, r0, r0, asr #7 │ │ │ │ + eorseq pc, r0, r4, lsr #7 │ │ │ │ + eorseq pc, r0, ip, ror #6 │ │ │ │ + andeq r1, r0, r4, lsl #25 │ │ │ │ + eorseq pc, r0, r4, lsr #5 │ │ │ │ + eorseq pc, r0, r4, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ - ldr r0, [pc, #580] @ 59fd0 │ │ │ │ - ldr r1, [pc, #580] @ 59fd4 │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [r0, r1] │ │ │ │ - ldr r6, [pc, #572] @ 59fd8 │ │ │ │ + ldr r0, [pc, #600] @ 5c2b4 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ - ldr r2, [pc, #568] @ 59fdc │ │ │ │ - ldr r3, [pc, #568] @ 59fe0 │ │ │ │ - ldr r4, [pc, #568] @ 59fe4 │ │ │ │ - ldr r1, [r1] │ │ │ │ - str r1, [sp, #36] @ 0x24 │ │ │ │ - mov r1, #0 │ │ │ │ + ldr r2, [pc, #596] @ 5c2b8 │ │ │ │ + ldr r6, [pc, #596] @ 5c2bc │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #592] @ 5c2c0 │ │ │ │ + ldr r2, [r0, r2] │ │ │ │ add r6, pc, r6 │ │ │ │ - ldr sl, [r6, r2] │ │ │ │ - ldr r9, [r6, r3] │ │ │ │ - add r4, pc, r4 │ │ │ │ + ldr r3, [pc, #584] @ 5c2c4 │ │ │ │ + ldr r4, [pc, #584] @ 5c2c8 │ │ │ │ + ldr r2, [r2] │ │ │ │ + str r2, [sp, #36] @ 0x24 │ │ │ │ + mov r2, #0 │ │ │ │ add r2, sp, #24 │ │ │ │ + ldr sl, [r6, r1] │ │ │ │ add r1, sp, #20 │ │ │ │ + ldr r9, [r6, r3] │ │ │ │ + add r4, pc, r4 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ ldr r7, [sl] │ │ │ │ ldr r8, [r9] │ │ │ │ - bl 21794 │ │ │ │ + bl 216fc │ │ │ │ cmp r0, #0 │ │ │ │ - beq 59f68 │ │ │ │ + beq 5c238 │ │ │ │ + ldr r0, [r4, #4] │ │ │ │ add r2, sp, #32 │ │ │ │ add r1, sp, #28 │ │ │ │ - ldr r0, [r4, #4] │ │ │ │ - bl 24128 │ │ │ │ - ldr r2, [pc, #492] @ 59fe8 │ │ │ │ + bl 24060 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, #6 │ │ │ │ + mov r0, #3 │ │ │ │ + ldr r2, [pc, #500] @ 5c2cc │ │ │ │ str r3, [sp] │ │ │ │ - add r2, pc, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ - mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ ldr r1, [r4, #256] @ 0x100 │ │ │ │ cmp r1, #0 │ │ │ │ - beq 59fa8 │ │ │ │ - ldr r3, [pc, #452] @ 59fec │ │ │ │ + beq 5c28c │ │ │ │ + ldr r3, [pc, #472] @ 5c2d0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr lr, [r3, #260] @ 0x104 │ │ │ │ ldr r3, [r1] │ │ │ │ cmp lr, #1 │ │ │ │ ldrh r5, [r3, #4] │ │ │ │ ldrh r4, [r3, #14] │ │ │ │ - ble 59fc4 │ │ │ │ + ble 5c2a8 │ │ │ │ mov ip, #0 │ │ │ │ mov r3, #1 │ │ │ │ ldr r0, [r1, #4]! │ │ │ │ ldrh r2, [r0, #4] │ │ │ │ cmp r2, r7 │ │ │ │ - blt 59e88 │ │ │ │ + blt 5c158 │ │ │ │ ldrh r0, [r0, #14] │ │ │ │ cmp r2, r5 │ │ │ │ cmple r0, r4 │ │ │ │ movle fp, #1 │ │ │ │ movgt fp, #0 │ │ │ │ cmp r0, r8 │ │ │ │ movlt fp, #0 │ │ │ │ andge fp, fp, #1 │ │ │ │ cmp fp, #0 │ │ │ │ movne r4, r0 │ │ │ │ movne r5, r2 │ │ │ │ movne ip, r3 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, lr │ │ │ │ - bne 59e48 │ │ │ │ + bne 5c118 │ │ │ │ lsl fp, ip, #2 │ │ │ │ - stm sp, {r4, r7, r8} │ │ │ │ + ldr r2, [pc, #356] @ 5c2d4 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [pc, #328] @ 59ff0 │ │ │ │ - ldr r7, [pc, #328] @ 59ff4 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r7, pc, r7 │ │ │ │ mov r1, #4 │ │ │ │ + stm sp, {r4, r7, r8} │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ + ldr r7, [pc, #340] @ 5c2d8 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + mov r2, #0 │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r7, #4] │ │ │ │ ldr r1, [r7, #28] │ │ │ │ + bl 23244 │ │ │ │ ldr r0, [r7, #4] │ │ │ │ - mov r2, #0 │ │ │ │ - bl 23300 │ │ │ │ ldr r3, [r7, #256] @ 0x100 │ │ │ │ ldr r1, [r7, #28] │ │ │ │ ldr r2, [r3, fp] │ │ │ │ + bl 23670 │ │ │ │ ldr r0, [r7, #4] │ │ │ │ - bl 23738 │ │ │ │ ldr r3, [r7, #256] @ 0x100 │ │ │ │ ldr r1, [r7, #28] │ │ │ │ ldr r2, [r3, fp] │ │ │ │ + bl 23670 │ │ │ │ + ldr r3, [pc, #272] @ 5c2dc │ │ │ │ ldr r0, [r7, #4] │ │ │ │ - bl 23738 │ │ │ │ - ldr r2, [pc, #252] @ 59ff8 │ │ │ │ - ldr r3, [pc, #252] @ 59ffc │ │ │ │ - ldr r2, [r6, r2] │ │ │ │ + ldr r1, [r7, #28] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr fp, [r2] │ │ │ │ - ldr r8, [r3] │ │ │ │ + ldr fp, [r3] │ │ │ │ + ldr r3, [pc, #256] @ 5c2e0 │ │ │ │ sub fp, fp, r5 │ │ │ │ - sub r8, r8, r4 │ │ │ │ add fp, fp, fp, lsr #31 │ │ │ │ - add r8, r8, r8, lsr #31 │ │ │ │ + ldr r3, [r6, r3] │ │ │ │ asr fp, fp, #1 │ │ │ │ + mov r2, fp │ │ │ │ + ldr r8, [r3] │ │ │ │ + sub r8, r8, r4 │ │ │ │ + add r8, r8, r8, lsr #31 │ │ │ │ asr r8, r8, #1 │ │ │ │ - ldr r1, [r7, #28] │ │ │ │ mov r3, r8 │ │ │ │ - mov r2, fp │ │ │ │ - ldr r0, [r7, #4] │ │ │ │ - bl 216bc │ │ │ │ - ldr r2, [pc, #192] @ 5a000 │ │ │ │ - ldr r3, [pc, #192] @ 5a004 │ │ │ │ - ldr r2, [r6, r2] │ │ │ │ + bl 21624 │ │ │ │ + ldr r3, [pc, #212] @ 5c2e4 │ │ │ │ mov r1, r4 │ │ │ │ - str fp, [r2] │ │ │ │ - ldr r3, [r6, r3] │ │ │ │ mov r0, r5 │ │ │ │ + ldr r3, [r6, r3] │ │ │ │ + str fp, [r3] │ │ │ │ + ldr r3, [pc, #196] @ 5c2e8 │ │ │ │ + ldr r3, [r6, r3] │ │ │ │ + str r4, [r9] │ │ │ │ str r5, [sl] │ │ │ │ str r8, [r3] │ │ │ │ - str r4, [r9] │ │ │ │ - bl 3ea44 │ │ │ │ - b 59f7c │ │ │ │ - ldr r2, [pc, #152] @ 5a008 │ │ │ │ + bl 3f948 │ │ │ │ + b 5c24c │ │ │ │ + ldr r2, [pc, #172] @ 5c2ec │ │ │ │ mov r1, #2 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #136] @ 5a00c │ │ │ │ - ldr r3, [pc, #76] @ 59fd4 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r2, [pc, #156] @ 5c2f0 │ │ │ │ + ldr r3, [pc, #96] @ 5c2b8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 59fcc │ │ │ │ + bne 5c2b0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [r4, #28] │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add r3, r4, #256 @ 0x100 │ │ │ │ add r2, r4, #260 @ 0x104 │ │ │ │ - bl 22298 │ │ │ │ + ldr r1, [r4, #28] │ │ │ │ + bl 221f4 │ │ │ │ ldr r1, [r4, #256] @ 0x100 │ │ │ │ - b 59e20 │ │ │ │ + b 5c0f0 │ │ │ │ mov fp, #0 │ │ │ │ - b 59e98 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq r4, lr, r4, lsr r5 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq r4, lr, ip, lsl #10 │ │ │ │ - andeq r1, r0, r4, lsl #22 │ │ │ │ - andeq r1, r0, r4, ror #19 │ │ │ │ - eoreq r1, pc, r4, lsr #6 │ │ │ │ - andseq r8, r7, r8, lsl pc │ │ │ │ - eoreq r1, pc, r0, asr #5 │ │ │ │ - @ instruction: 0x00178ebc │ │ │ │ - eoreq r1, pc, r8, lsr r2 @ │ │ │ │ - andeq r1, r0, r8, ror #25 │ │ │ │ - ldrdeq r1, [r0], -r8 │ │ │ │ - andeq r1, r0, r4, asr r8 │ │ │ │ - andeq r1, r0, r4, asr #22 │ │ │ │ - andseq r8, r7, ip, asr #27 │ │ │ │ - eoreq r4, lr, ip, lsr r3 │ │ │ │ + b 5c168 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eorseq r2, r0, ip, ror #4 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq r2, r0, r0, ror #4 │ │ │ │ + strdeq r1, [r0], -r0 │ │ │ │ + ldrdeq r1, [r0], -r0 │ │ │ │ + eorseq pc, r0, ip, asr #32 │ │ │ │ + mulseq r8, r0, lr │ │ │ │ + ldrshteq lr, [r0], -r0 │ │ │ │ + andseq r8, r8, r4, lsr lr │ │ │ │ + eorseq lr, r0, r8, asr pc │ │ │ │ + ldrdeq r1, [r0], -r4 │ │ │ │ + andeq r1, r0, r4, asr #13 │ │ │ │ + andeq r1, r0, r0, asr #16 │ │ │ │ + andeq r1, r0, r0, lsr fp │ │ │ │ + andseq r8, r8, r8, asr #26 │ │ │ │ + eorseq r2, r0, ip, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ + strd r4, [sp, #-20]! @ 0xffffffec │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str lr, [sp, #16] │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r5, [pc, #276] @ 5a13c │ │ │ │ - ldr r6, [pc, #276] @ 5a140 │ │ │ │ + ldr r5, [pc, #288] @ 5c434 │ │ │ │ + sub sp, sp, #12 │ │ │ │ + ldr r6, [pc, #284] @ 5c438 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r5, #256] @ 0x100 │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r0, #0 │ │ │ │ - sub sp, sp, #12 │ │ │ │ - beq 5a128 │ │ │ │ - bl 24c8c │ │ │ │ + beq 5c414 │ │ │ │ + bl 24bb8 │ │ │ │ mov r4, #0 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ add r2, r5, #260 @ 0x104 │ │ │ │ + ldr r1, [r5, #28] │ │ │ │ str r4, [r3, #256]! @ 0x100 │ │ │ │ - bl 22298 │ │ │ │ - ldr lr, [r5, #260] @ 0x104 │ │ │ │ + bl 221f4 │ │ │ │ ldr r7, [r5, #256] @ 0x100 │ │ │ │ + ldr lr, [r5, #260] @ 0x104 │ │ │ │ cmp lr, r4 │ │ │ │ - ble 5a0e8 │ │ │ │ - ldr r3, [pc, #204] @ 5a144 │ │ │ │ - ldr r1, [pc, #204] @ 5a148 │ │ │ │ + ble 5c3d4 │ │ │ │ + ldr r3, [pc, #216] @ 5c43c │ │ │ │ + mov r2, r4 │ │ │ │ + sub r0, r7, #4 │ │ │ │ + ldr r1, [pc, #208] @ 5c440 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r5, [r1] │ │ │ │ - mov r2, r4 │ │ │ │ - sub r0, r7, #4 │ │ │ │ - b 5a09c │ │ │ │ + b 5c388 │ │ │ │ cmp r2, lr │ │ │ │ - beq 5a130 │ │ │ │ + beq 5c428 │ │ │ │ ldr r1, [r0, #4]! │ │ │ │ lsl r4, r2, #2 │ │ │ │ - ldrh ip, [r1, #4] │ │ │ │ add r2, r2, #1 │ │ │ │ + ldrh ip, [r1, #4] │ │ │ │ cmp ip, r3 │ │ │ │ - bne 5a094 │ │ │ │ + bne 5c380 │ │ │ │ ldrh r1, [r1, #14] │ │ │ │ cmp r1, r5 │ │ │ │ - bne 5a094 │ │ │ │ - ldr r2, [pc, #132] @ 5a14c │ │ │ │ + bne 5c380 │ │ │ │ + ldr r2, [pc, #144] @ 5c444 │ │ │ │ mov r1, #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ str r5, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r3, [pc, #112] @ 5a150 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r3, [pc, #124] @ 5c448 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r3, #256] @ 0x100 │ │ │ │ add r7, r7, r4 │ │ │ │ - ldr r5, [pc, #100] @ 5a154 │ │ │ │ + ldr r5, [pc, #112] @ 5c44c │ │ │ │ ldr r2, [r7] │ │ │ │ add r5, pc, r5 │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ ldr r1, [r5, #28] │ │ │ │ + bl 23670 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ - bl 23738 │ │ │ │ ldr r3, [r5, #256] @ 0x100 │ │ │ │ ldr r1, [r5, #28] │ │ │ │ ldr r2, [r3, r4] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - bl 23738 │ │ │ │ + bl 23670 │ │ │ │ ldr r0, [r5, #256] @ 0x100 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #256] @ 0x100 │ │ │ │ str r3, [r5, #260] @ 0x104 │ │ │ │ add sp, sp, #12 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + add sp, sp, #16 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ add r4, r4, #4 │ │ │ │ add r7, r7, r4 │ │ │ │ - b 5a0e8 │ │ │ │ - strhteq r1, [pc], -ip │ │ │ │ - mlaeq lr, r0, r2, r4 │ │ │ │ - andeq r1, r0, r8, ror #25 │ │ │ │ - ldrdeq r1, [r0], -r8 │ │ │ │ - @ instruction: 0x00178cd8 │ │ │ │ - eoreq r1, pc, r8 │ │ │ │ - strdeq r0, [pc], -r4 @ │ │ │ │ + b 5c3d4 │ │ │ │ + eorseq lr, r0, ip, asr #27 │ │ │ │ + ldrhteq r1, [r0], -r0 │ │ │ │ + ldrdeq r1, [r0], -r4 │ │ │ │ + andeq r1, r0, r4, asr #13 │ │ │ │ + andseq r8, r8, r4, lsr ip │ │ │ │ + eorseq lr, r0, ip, lsl sp │ │ │ │ + eorseq lr, r0, r8, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + strd r4, [sp, #-32]! @ 0xffffffe0 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + str sl, [sp, #24] │ │ │ │ + str lr, [sp, #28] │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ - ldr lr, [pc, #316] @ 5a2ac │ │ │ │ + ldr lr, [pc, #340] @ 5c5cc │ │ │ │ mov sl, r2 │ │ │ │ - ldr r2, [pc, #312] @ 5a2b0 │ │ │ │ + sub sp, sp, #64 @ 0x40 │ │ │ │ + mov ip, #4 │ │ │ │ + add r3, sp, #16 │ │ │ │ + ldr r2, [pc, #324] @ 5c5d0 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [lr, r2] │ │ │ │ - sub sp, sp, #64 @ 0x40 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ mov r2, #0 │ │ │ │ - mov ip, #4 │ │ │ │ - str r1, [sp, #28] │ │ │ │ - add r3, sp, #16 │ │ │ │ add r2, sp, #20 │ │ │ │ + str r1, [sp, #28] │ │ │ │ mov r1, #10 │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ - bl 2378c │ │ │ │ + bl 236c4 │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 5a2a0 │ │ │ │ + beq 5c5c0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mvn r6, #0 │ │ │ │ cmp r3, #0 │ │ │ │ - ble 5a268 │ │ │ │ - ldr r7, [pc, #236] @ 5a2b4 │ │ │ │ + ble 5c574 │ │ │ │ + ldr r7, [pc, #260] @ 5c5d4 │ │ │ │ mov r4, r9 │ │ │ │ mov r8, r6 │ │ │ │ - add r7, pc, r7 │ │ │ │ mov r5, #0 │ │ │ │ - ldr r2, [r4, #28] │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ - str r2, [sp, #12] │ │ │ │ - ldr r2, [r4, #24] │ │ │ │ - str r2, [sp, #8] │ │ │ │ - ldr r2, [r4, #20] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - ldr ip, [r4, #12] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #6 │ │ │ │ mov r0, #3 │ │ │ │ + ldr ip, [r4, #28] │ │ │ │ + str ip, [sp, #12] │ │ │ │ + ldr ip, [r4, #24] │ │ │ │ + str ip, [sp, #8] │ │ │ │ + ldr ip, [r4, #20] │ │ │ │ + str ip, [sp, #4] │ │ │ │ + ldr ip, [r4, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ + bl b155c │ │ │ │ cmn r6, #1 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ - beq 5a238 │ │ │ │ + beq 5c540 │ │ │ │ cmp r3, #14 │ │ │ │ - ble 5a240 │ │ │ │ + ble 5c548 │ │ │ │ cmp r6, #14 │ │ │ │ movgt r2, #0 │ │ │ │ movle r2, #1 │ │ │ │ cmp r6, r3 │ │ │ │ orrgt r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 5a240 │ │ │ │ + beq 5c548 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r5 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r5, r5, #1 │ │ │ │ - cmp r3, r5 │ │ │ │ add r4, r4, #40 @ 0x28 │ │ │ │ - bgt 5a1d4 │ │ │ │ + cmp r3, r5 │ │ │ │ + bgt 5c4dc │ │ │ │ cmp sl, #0 │ │ │ │ cmnne r8, #1 │ │ │ │ - addne r8, r8, r8, lsl #2 │ │ │ │ - ldrne r3, [r9, r8, lsl #3] │ │ │ │ - strne r3, [sl] │ │ │ │ + beq 5c574 │ │ │ │ + add r8, r8, r8, lsl #2 │ │ │ │ + ldr r3, [r9, r8, lsl #3] │ │ │ │ + str r3, [sl] │ │ │ │ mov r0, r9 │ │ │ │ - bl 2213c │ │ │ │ - ldr r2, [pc, #64] @ 5a2b8 │ │ │ │ - ldr r3, [pc, #52] @ 5a2b0 │ │ │ │ + bl 22098 │ │ │ │ + ldr r2, [pc, #84] @ 5c5d8 │ │ │ │ + ldr r3, [pc, #72] @ 5c5d0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 5a2a8 │ │ │ │ + bne 5c5c8 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #64 @ 0x40 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldr sl, [sp, #24] │ │ │ │ + add sp, sp, #28 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mvn r6, #0 │ │ │ │ - b 5a270 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq r4, lr, ip, asr #2 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - @ instruction: 0x00178bf8 │ │ │ │ - eoreq r4, lr, r8, asr #32 │ │ │ │ + b 5c57c │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eorseq r1, r0, r8, asr #28 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + andseq r8, r8, ip, lsr fp │ │ │ │ + eorseq r1, r0, ip, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ - ldr r1, [pc, #3076] @ 5aed8 │ │ │ │ - ldr r2, [pc, #3076] @ 5aedc │ │ │ │ + ldr r1, [pc, #3092] @ 5d218 │ │ │ │ + sub sp, sp, #140 @ 0x8c │ │ │ │ + ldr r2, [pc, #3088] @ 5d21c │ │ │ │ + ldr r6, [pc, #3088] @ 5d220 │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r6, [pc, #3072] @ 5aee0 │ │ │ │ + ldr r3, [pc, #3084] @ 5d224 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ - ldr r3, [pc, #3068] @ 5aee4 │ │ │ │ - sub sp, sp, #140 @ 0x8c │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #132] @ 0x84 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 5a31c │ │ │ │ - ldr r3, [pc, #3032] @ 5aee8 │ │ │ │ - mov r0, #0 │ │ │ │ + beq 5c648 │ │ │ │ + ldr r3, [pc, #3048] @ 5d228 │ │ │ │ + vmov.i32 d16, #0 @ 0x00000000 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - mov r1, #0 │ │ │ │ - strd r0, [r3] │ │ │ │ - ldr r3, [pc, #3016] @ 5aeec │ │ │ │ + vstr d16, [r3] │ │ │ │ + ldr r3, [pc, #3036] @ 5d22c │ │ │ │ ldr r8, [r6, r3] │ │ │ │ ldr r7, [r8] │ │ │ │ cmp r7, #0 │ │ │ │ - bne 5a8a8 │ │ │ │ - ldr r1, [pc, #3000] @ 5aef0 │ │ │ │ + bne 5cbd8 │ │ │ │ + ldr r1, [pc, #3020] @ 5d230 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 23198 │ │ │ │ + bl 230e8 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 5aca8 │ │ │ │ - ldr r0, [pc, #2980] @ 5aef4 │ │ │ │ - ldr r4, [pc, #2980] @ 5aef8 │ │ │ │ + beq 5cfec │ │ │ │ + ldr r0, [pc, #3000] @ 5d234 │ │ │ │ + ldr r4, [pc, #3000] @ 5d238 │ │ │ │ add r0, pc, r0 │ │ │ │ + bl 22dc4 │ │ │ │ add r4, pc, r4 │ │ │ │ - bl 22e68 │ │ │ │ ldr r0, [r4, #264] @ 0x108 │ │ │ │ - bl 228a4 │ │ │ │ - ldr r2, [pc, #2960] @ 5aefc │ │ │ │ - mov r1, #6 │ │ │ │ - add r2, pc, r2 │ │ │ │ + bl 22800 │ │ │ │ + ldr r2, [pc, #2980] @ 5d23c │ │ │ │ mov r3, r0 │ │ │ │ mov r5, r0 │ │ │ │ + mov r1, #6 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r0, r5 │ │ │ │ - bl 21a28 │ │ │ │ + bl 21990 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r4, #4] │ │ │ │ - beq 5ac8c │ │ │ │ + beq 5cfd0 │ │ │ │ ldr r2, [r0, #132] @ 0x84 │ │ │ │ + add fp, sp, #40 @ 0x28 │ │ │ │ ldr r3, [r0, #140] @ 0x8c │ │ │ │ + ldr r1, [pc, #2924] @ 5d240 │ │ │ │ str r2, [r4, #28] │ │ │ │ - ldr r1, [pc, #2904] @ 5af00 │ │ │ │ add r2, r2, r2, lsl #2 │ │ │ │ add r3, r3, r2, lsl #4 │ │ │ │ + mov r2, #0 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ - mov r2, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bl 250e8 │ │ │ │ - ldr r1, [pc, #2876] @ 5af04 │ │ │ │ + bl 25014 │ │ │ │ + ldr r1, [pc, #2892] @ 5d244 │ │ │ │ mov r2, #0 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add fp, sp, #40 @ 0x28 │ │ │ │ str r0, [r4, #268] @ 0x10c │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 250e8 │ │ │ │ - ldr r1, [pc, #2852] @ 5af08 │ │ │ │ - mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ + bl 25014 │ │ │ │ + ldr r1, [pc, #2872] @ 5d248 │ │ │ │ + mov r2, #0 │ │ │ │ str r0, [r4, #68] @ 0x44 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 250e8 │ │ │ │ - ldr r1, [pc, #2832] @ 5af0c │ │ │ │ - mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ + bl 25014 │ │ │ │ + ldr r1, [pc, #2852] @ 5d24c │ │ │ │ + mov r2, #0 │ │ │ │ str r0, [r4, #80] @ 0x50 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 250e8 │ │ │ │ - ldr r1, [pc, #2812] @ 5af10 │ │ │ │ - mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ + bl 25014 │ │ │ │ + ldr r1, [pc, #2832] @ 5d250 │ │ │ │ + mov r2, #0 │ │ │ │ str r0, [r4, #76] @ 0x4c │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 250e8 │ │ │ │ - ldr r1, [pc, #2792] @ 5af14 │ │ │ │ - mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ + bl 25014 │ │ │ │ + ldr r1, [pc, #2812] @ 5d254 │ │ │ │ + mov r2, #0 │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 250e8 │ │ │ │ - ldr r1, [pc, #2772] @ 5af18 │ │ │ │ - mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ + bl 25014 │ │ │ │ + ldr r1, [pc, #2792] @ 5d258 │ │ │ │ + mov r2, #0 │ │ │ │ str r0, [r4, #84] @ 0x54 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 250e8 │ │ │ │ - ldr r1, [pc, #2752] @ 5af1c │ │ │ │ - mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ + bl 25014 │ │ │ │ + ldr r1, [pc, #2772] @ 5d25c │ │ │ │ + mov r2, #0 │ │ │ │ str r0, [r4, #88] @ 0x58 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 250e8 │ │ │ │ - ldr r1, [pc, #2732] @ 5af20 │ │ │ │ - mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ + bl 25014 │ │ │ │ + ldr r1, [pc, #2752] @ 5d260 │ │ │ │ + mov r2, #0 │ │ │ │ str r0, [r4, #252] @ 0xfc │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 250e8 │ │ │ │ - ldr r1, [pc, #2712] @ 5af24 │ │ │ │ - mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ + bl 25014 │ │ │ │ + ldr r1, [pc, #2732] @ 5d264 │ │ │ │ + mov r2, #0 │ │ │ │ str r0, [r4, #272] @ 0x110 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 250e8 │ │ │ │ - ldr r1, [pc, #2692] @ 5af28 │ │ │ │ - mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ + bl 25014 │ │ │ │ + ldr r1, [pc, #2712] @ 5d268 │ │ │ │ + mov r2, #0 │ │ │ │ str r0, [r4, #64] @ 0x40 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 250e8 │ │ │ │ - ldr r1, [pc, #2672] @ 5af2c │ │ │ │ - mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r4, #4] │ │ │ │ - bl 250e8 │ │ │ │ - ldr r1, [pc, #2656] @ 5af30 │ │ │ │ + bl 25014 │ │ │ │ + ldr r1, [pc, #2692] @ 5d26c │ │ │ │ mov r2, #0 │ │ │ │ + ldr r0, [r4, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ + bl 25014 │ │ │ │ + ldr r1, [pc, #2676] @ 5d270 │ │ │ │ + mov r2, #0 │ │ │ │ str r0, [r4, #208] @ 0xd0 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 250e8 │ │ │ │ - ldr r1, [pc, #2636] @ 5af34 │ │ │ │ - mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ + bl 25014 │ │ │ │ + ldr r1, [pc, #2656] @ 5d274 │ │ │ │ + mov r2, #0 │ │ │ │ str r0, [r4, #184] @ 0xb8 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 250e8 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 25014 │ │ │ │ add r3, r4, #276 @ 0x114 │ │ │ │ - mov r2, fp │ │ │ │ ldr r1, [r4, #28] │ │ │ │ - str r3, [sp, #28] │ │ │ │ + mov r2, fp │ │ │ │ str r0, [r4, #248] @ 0xf8 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 251cc │ │ │ │ - ldr r2, [pc, #2588] @ 5af38 │ │ │ │ + str r3, [sp, #28] │ │ │ │ + bl 250f8 │ │ │ │ + ldr r2, [pc, #2608] @ 5d278 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r9, [r6, r2] │ │ │ │ ldr r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ - ldr r2, [pc, #2572] @ 5af3c │ │ │ │ - bne 5a888 │ │ │ │ - ldrh r1, [r3] │ │ │ │ - str r1, [r9] │ │ │ │ - ldr sl, [r6, r2] │ │ │ │ - ldr r2, [sl] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 5a8ec │ │ │ │ + bne 5cbb4 │ │ │ │ + ldr r1, [pc, #2588] @ 5d27c │ │ │ │ + ldrh r2, [r3] │ │ │ │ + str r2, [r9] │ │ │ │ + ldr sl, [r6, r1] │ │ │ │ + ldr r1, [sl] │ │ │ │ cmp r1, #0 │ │ │ │ + beq 5cc30 │ │ │ │ + cmp r2, #0 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bne 5a56c │ │ │ │ + bne 5c898 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ ldr r2, [r0, #140] @ 0x8c │ │ │ │ add r3, r3, r3, lsl #2 │ │ │ │ add r3, r2, r3, lsl #4 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ str r3, [r9] │ │ │ │ mov r2, fp │ │ │ │ - ldr fp, [pc, #2504] @ 5af40 │ │ │ │ + ldr fp, [pc, #2524] @ 5d280 │ │ │ │ add fp, pc, fp │ │ │ │ ldr r1, [fp] │ │ │ │ - bl 24de8 │ │ │ │ + bl 24d14 │ │ │ │ ldr r4, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [fp, #4] │ │ │ │ sub r3, r4, #24 │ │ │ │ - bic r3, r3, #8 │ │ │ │ sub r2, r4, #15 │ │ │ │ + bic r3, r3, #8 │ │ │ │ cmp r3, #0 │ │ │ │ cmpne r2, #1 │ │ │ │ movhi r3, #1 │ │ │ │ movls r3, #0 │ │ │ │ - bhi 5abe8 │ │ │ │ + bhi 5cf2c │ │ │ │ mov r2, #1 │ │ │ │ ldr r1, [fp] │ │ │ │ - str r2, [sp, #4] │ │ │ │ str r2, [sp] │ │ │ │ + str r2, [sp, #4] │ │ │ │ mov r2, #2 │ │ │ │ str r2, [sp, #12] │ │ │ │ mvn r2, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ - bl 24554 │ │ │ │ + bl 2448c │ │ │ │ mov fp, r0 │ │ │ │ cmp fp, #0 │ │ │ │ str r4, [r8] │ │ │ │ - beq 5a674 │ │ │ │ + beq 5c9a4 │ │ │ │ ldr r2, [fp, #44] @ 0x2c │ │ │ │ adds r1, r4, #7 │ │ │ │ + mov r0, #3 │ │ │ │ addmi r1, r4, #14 │ │ │ │ adds r3, r2, #7 │ │ │ │ addmi r3, r2, #14 │ │ │ │ asr r3, r3, #3 │ │ │ │ cmp r3, r1, asr #3 │ │ │ │ - add r1, fp, #48 @ 0x30 │ │ │ │ + ldr r3, [fp, #48] @ 0x30 │ │ │ │ + ldr r1, [fp, #52] @ 0x34 │ │ │ │ strne r2, [r8] │ │ │ │ - ldm r1, {r1, r2, r3} │ │ │ │ - mov r0, #3 │ │ │ │ - strd r2, [sp, #4] │ │ │ │ - orr r2, r1, r2 │ │ │ │ - orr r3, r2, r3 │ │ │ │ - ldr r2, [pc, #2340] @ 5af44 │ │ │ │ - str r1, [sp] │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r2, [fp, #56] @ 0x38 │ │ │ │ + str r3, [sp] │ │ │ │ + orr r3, r3, r1 │ │ │ │ + orr r3, r3, r2 │ │ │ │ + stmib sp, {r1, r2} │ │ │ │ mov r1, #6 │ │ │ │ + ldr r2, [pc, #2348] @ 5d284 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ ldr r2, [fp, #68] @ 0x44 │ │ │ │ mov r0, fp │ │ │ │ blx r2 │ │ │ │ ldr r2, [r8] │ │ │ │ sub r2, r2, #9 │ │ │ │ cmp r2, #7 │ │ │ │ - bhi 5a674 │ │ │ │ + bhi 5c9a4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ movw r2, #32767 @ 0x7fff │ │ │ │ cmp r3, r2 │ │ │ │ moveq r3, #15 │ │ │ │ streq r3, [r8] │ │ │ │ - beq 5a674 │ │ │ │ + beq 5c9a4 │ │ │ │ movw r2, #65535 @ 0xffff │ │ │ │ cmp r3, r2 │ │ │ │ moveq r3, #16 │ │ │ │ streq r3, [r8] │ │ │ │ - ldr r1, [pc, #2252] @ 5af48 │ │ │ │ + ldr r1, [pc, #2268] @ 5d288 │ │ │ │ mov r0, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r2, #5 │ │ │ │ - bl 249b0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 248dc │ │ │ │ cmp r0, #0 │ │ │ │ addeq r5, r5, #4 │ │ │ │ - beq 5a6b0 │ │ │ │ - ldr r1, [pc, #2224] @ 5af4c │ │ │ │ + beq 5c9e0 │ │ │ │ + ldr r1, [pc, #2240] @ 5d28c │ │ │ │ mov r0, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r2, #10 │ │ │ │ - bl 249b0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 248dc │ │ │ │ cmp r0, #0 │ │ │ │ addeq r5, r5, #9 │ │ │ │ ldrb r3, [r5] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ - beq 5aa3c │ │ │ │ - ldr r2, [pc, #2188] @ 5af50 │ │ │ │ + beq 5cd80 │ │ │ │ + ldr r2, [pc, #2204] @ 5d290 │ │ │ │ mov ip, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str ip, [r2, #308] @ 0x134 │ │ │ │ - ldr r2, [pc, #2176] @ 5af54 │ │ │ │ + ldr r1, [r8] │ │ │ │ ldr r3, [r9] │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r0, [sl] │ │ │ │ - ldr r1, [r8] │ │ │ │ + str ip, [r2, #308] @ 0x134 │ │ │ │ + ldr r2, [pc, #2180] @ 5d294 │ │ │ │ add r2, pc, r2 │ │ │ │ + stm sp, {r0, r4} │ │ │ │ + mov r0, #3 │ │ │ │ + mov r4, #0 │ │ │ │ str r2, [sp, #16] │ │ │ │ - ldr r2, [pc, #2156] @ 5af58 │ │ │ │ + ldr r2, [pc, #2160] @ 5d298 │ │ │ │ str r1, [sp, #8] │ │ │ │ - str r4, [sp, #4] │ │ │ │ - str r0, [sp] │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #6 │ │ │ │ - mov r0, #3 │ │ │ │ str r5, [sp, #12] │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r3, [pc, #2008] @ 5aee8 │ │ │ │ - mov r4, #0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r3, [pc, #2024] @ 5d228 │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, r4 │ │ │ │ - blt 5aadc │ │ │ │ - ldr r3, [pc, #2096] @ 5af5c │ │ │ │ + blt 5ce20 │ │ │ │ + ldr r3, [pc, #2116] @ 5d29c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r5, [r3, #316] @ 0x13c │ │ │ │ str r4, [r3, #224] @ 0xe0 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 5aab4 │ │ │ │ + beq 5cdf8 │ │ │ │ ldr r4, [r5] │ │ │ │ cmp r4, #0 │ │ │ │ - beq 5aab4 │ │ │ │ - ldr r8, [pc, #2064] @ 5af60 │ │ │ │ - ldr r9, [pc, #2064] @ 5af64 │ │ │ │ - ldr sl, [pc, #2064] @ 5af68 │ │ │ │ + beq 5cdf8 │ │ │ │ + ldr r8, [pc, #2084] @ 5d2a0 │ │ │ │ + mov r6, #4 │ │ │ │ + ldr r9, [pc, #2080] @ 5d2a4 │ │ │ │ + ldr sl, [pc, #2080] @ 5d2a8 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ - mov r6, #4 │ │ │ │ add sl, pc, sl │ │ │ │ - b 5a7b0 │ │ │ │ + b 5cadc │ │ │ │ mov r2, #5 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 249b0 │ │ │ │ + bl 248dc │ │ │ │ cmp r0, #0 │ │ │ │ - bne 5a94c │ │ │ │ + bne 5cc90 │ │ │ │ ldrb r3, [r4, #5] │ │ │ │ cmp r3, #61 @ 0x3d │ │ │ │ - beq 5ac44 │ │ │ │ + beq 5cf88 │ │ │ │ orr r7, r7, #1 │ │ │ │ - ldr r2, [pc, #2004] @ 5af6c │ │ │ │ + ldr r2, [pc, #2024] @ 5d2ac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [r2, #316] @ 0x13c │ │ │ │ ldr r4, [r5, r6] │ │ │ │ add r5, r5, r6 │ │ │ │ - cmp r4, #0 │ │ │ │ add r6, r6, #4 │ │ │ │ - beq 5a9cc │ │ │ │ + cmp r4, #0 │ │ │ │ + beq 5cd10 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #45 @ 0x2d │ │ │ │ - bne 5a768 │ │ │ │ - ldr r1, [pc, #1964] @ 5af70 │ │ │ │ + bne 5ca94 │ │ │ │ + ldr r1, [pc, #1984] @ 5d2b0 │ │ │ │ add r4, r4, #1 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r2, #5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 249b0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 248dc │ │ │ │ cmp r0, #0 │ │ │ │ biceq r7, r7, #1 │ │ │ │ - beq 5a790 │ │ │ │ - ldr r1, [pc, #1932] @ 5af74 │ │ │ │ + beq 5cabc │ │ │ │ + ldr r1, [pc, #1952] @ 5d2b4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ biceq r7, r7, #8 │ │ │ │ - beq 5a790 │ │ │ │ - ldr r1, [pc, #1908] @ 5af78 │ │ │ │ + beq 5cabc │ │ │ │ + ldr r1, [pc, #1928] @ 5d2b8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ biceq r7, r7, #2 │ │ │ │ - beq 5a790 │ │ │ │ - ldr r1, [pc, #1884] @ 5af7c │ │ │ │ + beq 5cabc │ │ │ │ + ldr r1, [pc, #1904] @ 5d2bc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ biceq r7, r7, #4 │ │ │ │ - beq 5a790 │ │ │ │ - ldr r1, [pc, #1860] @ 5af80 │ │ │ │ + beq 5cabc │ │ │ │ + ldr r1, [pc, #1880] @ 5d2c0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ biceq r7, r7, #16 │ │ │ │ - beq 5a790 │ │ │ │ - ldr r1, [pc, #1836] @ 5af84 │ │ │ │ + beq 5cabc │ │ │ │ + ldr r1, [pc, #1856] @ 5d2c4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ biceq r7, r7, #30 │ │ │ │ - beq 5a790 │ │ │ │ - ldr r1, [pc, #1812] @ 5af88 │ │ │ │ + beq 5cabc │ │ │ │ + ldr r1, [pc, #1832] @ 5d2c8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ moveq r7, #0 │ │ │ │ - b 5a790 │ │ │ │ + b 5cabc │ │ │ │ + ldr r2, [pc, #1728] @ 5d27c │ │ │ │ ldr sl, [r6, r2] │ │ │ │ ldr r2, [sl] │ │ │ │ cmp r2, #0 │ │ │ │ - bne 5a944 │ │ │ │ + bne 5cc88 │ │ │ │ ldrh r2, [r3, #10] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ str r2, [sl] │ │ │ │ - b 5a918 │ │ │ │ - ldr r3, [pc, #1756] @ 5af8c │ │ │ │ + b 5cc5c │ │ │ │ + ldr r3, [pc, #1772] @ 5d2cc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ - bl 59588 │ │ │ │ + bl 5b7dc │ │ │ │ mov r7, #1 │ │ │ │ - ldr r2, [pc, #1740] @ 5af90 │ │ │ │ - ldr r3, [pc, #1556] @ 5aedc │ │ │ │ + ldr r2, [pc, #1756] @ 5d2d0 │ │ │ │ + ldr r3, [pc, #1572] @ 5d21c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 5ae9c │ │ │ │ + bne 5d1dc │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #140 @ 0x8c │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + cmp r2, #0 │ │ │ │ ldrh r2, [r3, #10] │ │ │ │ - cmp r1, #0 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ str r2, [sl] │ │ │ │ - bne 5a918 │ │ │ │ + bne 5cc5c │ │ │ │ ldr r3, [r4, #28] │ │ │ │ ldr r1, [r0, #140] @ 0x8c │ │ │ │ add r3, r3, r3, lsl #2 │ │ │ │ add r3, r1, r3, lsl #4 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ str r3, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ - bne 5a56c │ │ │ │ - ldr r3, [pc, #1644] @ 5af94 │ │ │ │ + bne 5c898 │ │ │ │ + ldr r3, [pc, #1640] @ 5d2d4 │ │ │ │ ldr r2, [r0, #140] @ 0x8c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #28] │ │ │ │ add r3, r3, r3, lsl #2 │ │ │ │ add r3, r2, r3, lsl #4 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ str r3, [sl] │ │ │ │ - b 5a56c │ │ │ │ + b 5c898 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - b 5a56c │ │ │ │ + b 5c898 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ orreq r7, r7, #8 │ │ │ │ - beq 5a790 │ │ │ │ + beq 5cabc │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - beq 5abe0 │ │ │ │ - ldr r1, [pc, #1560] @ 5af98 │ │ │ │ + beq 5cf24 │ │ │ │ + ldr r1, [pc, #1556] @ 5d2d8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ orreq r7, r7, #4 │ │ │ │ - beq 5a790 │ │ │ │ - ldr r1, [pc, #1536] @ 5af9c │ │ │ │ + beq 5cabc │ │ │ │ + ldr r1, [pc, #1532] @ 5d2dc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - beq 5ade4 │ │ │ │ - ldr r1, [pc, #1516] @ 5afa0 │ │ │ │ + beq 5d124 │ │ │ │ + ldr r1, [pc, #1512] @ 5d2e0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ orreq r7, r7, #30 │ │ │ │ - beq 5a790 │ │ │ │ - b 5a86c │ │ │ │ + beq 5cabc │ │ │ │ + b 5cb98 │ │ │ │ cmp r7, #0 │ │ │ │ str r7, [r2, #56] @ 0x38 │ │ │ │ - beq 5aac4 │ │ │ │ - ldr r2, [pc, #1476] @ 5afa4 │ │ │ │ + beq 5ce08 │ │ │ │ + ldr r2, [pc, #1472] @ 5d2e4 │ │ │ │ mov r1, #6 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ tst r7, #1 │ │ │ │ - bne 5acd4 │ │ │ │ + bne 5d018 │ │ │ │ tst r7, #2 │ │ │ │ - bne 5ad04 │ │ │ │ + bne 5d048 │ │ │ │ tst r7, #4 │ │ │ │ - bne 5acec │ │ │ │ + bne 5d030 │ │ │ │ tst r7, #8 │ │ │ │ - bne 5ad34 │ │ │ │ + bne 5d078 │ │ │ │ tst r7, #16 │ │ │ │ - bne 5ad1c │ │ │ │ - ldr r2, [pc, #1420] @ 5afa8 │ │ │ │ + bne 5d060 │ │ │ │ + ldr r2, [pc, #1416] @ 5d2e8 │ │ │ │ mov r1, #6 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r3, [pc, #1404] @ 5afac │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r3, [pc, #1400] @ 5d2ec │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ - bl 59588 │ │ │ │ - b 5a8b8 │ │ │ │ + bl 5b7dc │ │ │ │ + b 5cbe8 │ │ │ │ mov r2, #10 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r5, #1 │ │ │ │ - bl 233b4 │ │ │ │ - ldr r3, [pc, #1372] @ 5afb0 │ │ │ │ - ldr r1, [r8] │ │ │ │ - add r3, pc, r3 │ │ │ │ + bl 232f8 │ │ │ │ + ldr r2, [pc, #1368] @ 5d2f0 │ │ │ │ cmp r0, #9 │ │ │ │ - movle r2, #1 │ │ │ │ - movgt r2, #0 │ │ │ │ - str r2, [r3, #308] @ 0x134 │ │ │ │ - ldr r0, [sl] │ │ │ │ + movle ip, #1 │ │ │ │ + movgt ip, #0 │ │ │ │ + ldr r1, [r8] │ │ │ │ ldr r3, [r9] │ │ │ │ - bgt 5aecc │ │ │ │ - ldr r2, [pc, #1336] @ 5afb4 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 5a6e0 │ │ │ │ - bl 2213c │ │ │ │ - ldr r2, [pc, #1324] @ 5afb8 │ │ │ │ - mov r1, #6 │ │ │ │ + ldr r0, [sl] │ │ │ │ + str ip, [r2, #308] @ 0x134 │ │ │ │ + bgt 5d20c │ │ │ │ + ldr r2, [pc, #1332] @ 5d2f4 │ │ │ │ add r2, pc, r2 │ │ │ │ + b 5ca10 │ │ │ │ + bl 22098 │ │ │ │ + ldr r2, [pc, #1320] @ 5d2f8 │ │ │ │ + mov r1, #6 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r3, [pc, #1308] @ 5afbc │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r3, [pc, #1304] @ 5d2fc │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r5, [r3, #316] @ 0x13c │ │ │ │ str r2, [r3, #224] @ 0xe0 │ │ │ │ cmp r5, r2 │ │ │ │ - bne 5a73c │ │ │ │ - ldr r3, [pc, #1284] @ 5afc0 │ │ │ │ + bne 5ca68 │ │ │ │ + ldr r3, [pc, #1280] @ 5d300 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #56] @ 0x38 │ │ │ │ - ldr r2, [pc, #1272] @ 5afc4 │ │ │ │ + ldr r2, [pc, #1268] @ 5d304 │ │ │ │ mov r1, #6 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 5aa28 │ │ │ │ - ldr r9, [pc, #1252] @ 5afc8 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 5cd6c │ │ │ │ + ldr r9, [pc, #1248] @ 5d308 │ │ │ │ add r8, sp, #32 │ │ │ │ - add r9, pc, r9 │ │ │ │ add r6, sp, #36 @ 0x24 │ │ │ │ - ldr r0, [r9, #272] @ 0x110 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ - bl 56d9c │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r0, [r9, #272] @ 0x110 │ │ │ │ + bl 58d50 │ │ │ │ subs r5, r0, #0 │ │ │ │ - bne 5ad4c │ │ │ │ - ldr r3, [pc, #1216] @ 5afcc │ │ │ │ + bne 5d090 │ │ │ │ + ldr r3, [pc, #1212] @ 5d30c │ │ │ │ mov r2, r8 │ │ │ │ + mov r1, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #268] @ 0x10c │ │ │ │ - mov r1, r6 │ │ │ │ - bl 56d9c │ │ │ │ + bl 58d50 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 5aa84 │ │ │ │ - ldr r2, [pc, #1188] @ 5afd0 │ │ │ │ + beq 5cdc8 │ │ │ │ + ldr r2, [pc, #1184] @ 5d310 │ │ │ │ mov r1, #6 │ │ │ │ mov r0, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl ab6e0 │ │ │ │ + bl b155c │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ movne r6, #0 │ │ │ │ - beq 5aa80 │ │ │ │ - ldr r5, [pc, #1152] @ 5afd4 │ │ │ │ + beq 5cdc4 │ │ │ │ + ldr r5, [pc, #1148] @ 5d314 │ │ │ │ mov r4, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r0, r4, lsl #2] │ │ │ │ ldr r2, [r5, #80] @ 0x50 │ │ │ │ cmp r3, r2 │ │ │ │ - beq 5adec │ │ │ │ + beq 5d12c │ │ │ │ ldr r2, [r5, #76] @ 0x4c │ │ │ │ cmp r3, r2 │ │ │ │ - beq 5ae10 │ │ │ │ + beq 5d150 │ │ │ │ ldr r2, [r5, #72] @ 0x48 │ │ │ │ cmp r3, r2 │ │ │ │ - beq 5ae34 │ │ │ │ + beq 5d174 │ │ │ │ ldr r2, [r5, #84] @ 0x54 │ │ │ │ cmp r3, r2 │ │ │ │ - beq 5ae58 │ │ │ │ + beq 5d198 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r1, r4 │ │ │ │ - bhi 5ab58 │ │ │ │ - bl 2213c │ │ │ │ + bhi 5ce9c │ │ │ │ + bl 22098 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 5aa84 │ │ │ │ - ldr r3, [pc, #1068] @ 5afd8 │ │ │ │ + beq 5cdc8 │ │ │ │ + ldr r3, [pc, #1064] @ 5d318 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r5, [r3, #316] @ 0x13c │ │ │ │ str r6, [r3, #224] @ 0xe0 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 5abcc │ │ │ │ + beq 5cf10 │ │ │ │ ldr r4, [r5] │ │ │ │ cmp r4, #0 │ │ │ │ movne r7, r6 │ │ │ │ - bne 5a748 │ │ │ │ - ldr r3, [pc, #1032] @ 5afdc │ │ │ │ + bne 5ca74 │ │ │ │ + ldr r3, [pc, #1028] @ 5d31c │ │ │ │ mov r7, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ str r6, [r3, #56] @ 0x38 │ │ │ │ - b 5a9d8 │ │ │ │ + b 5cd1c │ │ │ │ orr r7, r7, #2 │ │ │ │ - b 5a790 │ │ │ │ + b 5cabc │ │ │ │ ldr r1, [fp, #28] │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ - bl 5a158 │ │ │ │ + bl 5c450 │ │ │ │ cmn r0, #1 │ │ │ │ mov r4, r0 │ │ │ │ streq r0, [r8] │ │ │ │ - beq 5a674 │ │ │ │ + beq 5c9a4 │ │ │ │ mov r3, #1 │ │ │ │ + mov r2, r0 │ │ │ │ ldr r0, [fp, #4] │ │ │ │ - str r3, [sp, #20] │ │ │ │ - str r3, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ + str r3, [sp, #12] │ │ │ │ + str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - str r3, [sp, #4] │ │ │ │ + ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ + str r3, [sp, #4] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [sp, #16] │ │ │ │ - ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r3, #2 │ │ │ │ - mov r2, r4 │ │ │ │ - bl 246ec │ │ │ │ + bl 24624 │ │ │ │ mov fp, r0 │ │ │ │ - b 5a5d4 │ │ │ │ + b 5c900 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ - ldr r0, [r5] │ │ │ │ mov r2, #10 │ │ │ │ - add r0, r0, #6 │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ - bl 233b4 │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r0, r0, #6 │ │ │ │ + bl 232f8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 5a78c │ │ │ │ + beq 5cab8 │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 5a78c │ │ │ │ + bne 5cab8 │ │ │ │ cmp r0, #15 │ │ │ │ - bhi 5a78c │ │ │ │ - ldr r3, [pc, #860] @ 5afe0 │ │ │ │ + bhi 5cab8 │ │ │ │ + ldr r3, [pc, #856] @ 5d320 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 5a78c │ │ │ │ - ldr r2, [pc, #848] @ 5afe4 │ │ │ │ + b 5cab8 │ │ │ │ + ldr r2, [pc, #844] @ 5d324 │ │ │ │ mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 5a8bc │ │ │ │ - ldr r1, [pc, #824] @ 5afe8 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 5cbec │ │ │ │ + ldr r1, [pc, #820] @ 5d328 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 23198 │ │ │ │ + bl 230e8 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 5a348 │ │ │ │ - ldr r2, [pc, #808] @ 5afec │ │ │ │ + bne 5c674 │ │ │ │ + ldr r2, [pc, #804] @ 5d32c │ │ │ │ mov r1, #2 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 5a348 │ │ │ │ - ldr r2, [pc, #788] @ 5aff0 │ │ │ │ - mov r1, #6 │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 5a9f4 │ │ │ │ - ldr r2, [pc, #768] @ 5aff4 │ │ │ │ + bl b155c │ │ │ │ + b 5c674 │ │ │ │ + ldr r2, [pc, #784] @ 5d330 │ │ │ │ mov r1, #6 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 5aa04 │ │ │ │ - ldr r2, [pc, #748] @ 5aff8 │ │ │ │ - mov r1, #6 │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 5a9fc │ │ │ │ - ldr r2, [pc, #728] @ 5affc │ │ │ │ + bl b155c │ │ │ │ + b 5cd38 │ │ │ │ + ldr r2, [pc, #764] @ 5d334 │ │ │ │ mov r1, #6 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 5aa14 │ │ │ │ - ldr r2, [pc, #708] @ 5b000 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 5cd48 │ │ │ │ + ldr r2, [pc, #744] @ 5d338 │ │ │ │ mov r1, #6 │ │ │ │ + mov r0, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 5cd40 │ │ │ │ + ldr r2, [pc, #724] @ 5d33c │ │ │ │ + mov r1, #6 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 5aa0c │ │ │ │ - ldr r2, [pc, #688] @ 5b004 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 5cd58 │ │ │ │ + ldr r2, [pc, #704] @ 5d340 │ │ │ │ + mov r1, #6 │ │ │ │ mov r0, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 5cd50 │ │ │ │ + ldr r2, [pc, #684] @ 5d344 │ │ │ │ + mov r0, #3 │ │ │ │ mov r1, #6 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ ldr ip, [sp, #32] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ cmp ip, r4 │ │ │ │ - beq 5ae7c │ │ │ │ - add ip, r0, ip, lsl #2 │ │ │ │ + beq 5d1bc │ │ │ │ ldr lr, [r9, #64] @ 0x40 │ │ │ │ + add ip, r0, ip, lsl #2 │ │ │ │ + mov r3, r0 │ │ │ │ ldr r2, [r9, #312] @ 0x138 │ │ │ │ - sub ip, ip, #4 │ │ │ │ - sub r3, r0, #4 │ │ │ │ - ldr r1, [r3, #4]! │ │ │ │ + ldr r1, [r3], #4 │ │ │ │ cmp r1, lr │ │ │ │ orreq r2, r2, #1 │ │ │ │ moveq r4, r5 │ │ │ │ orrne r2, r2, #2 │ │ │ │ cmp ip, r3 │ │ │ │ - bne 5ad84 │ │ │ │ - ldr r5, [pc, #608] @ 5b008 │ │ │ │ + bne 5d0c4 │ │ │ │ + ldr r5, [pc, #608] @ 5d348 │ │ │ │ add r5, pc, r5 │ │ │ │ str r2, [r5, #312] @ 0x138 │ │ │ │ - bl 2213c │ │ │ │ + bl 22098 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 5ab04 │ │ │ │ + beq 5ce48 │ │ │ │ ldr r3, [r5, #312] @ 0x138 │ │ │ │ cmp r3, #1 │ │ │ │ - beq 5ae84 │ │ │ │ - mov r1, r6 │ │ │ │ + beq 5d1c4 │ │ │ │ ldr r0, [r5, #268] @ 0x10c │ │ │ │ + mov r1, r6 │ │ │ │ mov r2, r8 │ │ │ │ - bl 56d9c │ │ │ │ + bl 58d50 │ │ │ │ subs r6, r0, #0 │ │ │ │ - bne 5aea0 │ │ │ │ + bne 5d1e0 │ │ │ │ mov r6, r4 │ │ │ │ - b 5aba4 │ │ │ │ + b 5cee8 │ │ │ │ orr r7, r7, #16 │ │ │ │ - b 5a790 │ │ │ │ - ldr r2, [pc, #536] @ 5b00c │ │ │ │ + b 5cabc │ │ │ │ + ldr r2, [pc, #536] @ 5d34c │ │ │ │ mov r1, #6 │ │ │ │ mov r0, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - bl ab6e0 │ │ │ │ orr r6, r6, #2 │ │ │ │ - ldr r0, [sp, #36] @ 0x24 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ ldr r1, [sp, #32] │ │ │ │ - b 5ab8c │ │ │ │ - ldr r2, [pc, #504] @ 5b010 │ │ │ │ + ldr r0, [sp, #36] @ 0x24 │ │ │ │ + b 5ced0 │ │ │ │ + ldr r2, [pc, #504] @ 5d350 │ │ │ │ mov r1, #6 │ │ │ │ mov r0, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - bl ab6e0 │ │ │ │ orr r6, r6, #8 │ │ │ │ - ldr r0, [sp, #36] @ 0x24 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ ldr r1, [sp, #32] │ │ │ │ - b 5ab8c │ │ │ │ - ldr r2, [pc, #472] @ 5b014 │ │ │ │ + ldr r0, [sp, #36] @ 0x24 │ │ │ │ + b 5ced0 │ │ │ │ + ldr r2, [pc, #472] @ 5d354 │ │ │ │ mov r1, #6 │ │ │ │ mov r0, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - bl ab6e0 │ │ │ │ orr r6, r6, #4 │ │ │ │ - ldr r0, [sp, #36] @ 0x24 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ ldr r1, [sp, #32] │ │ │ │ - b 5ab8c │ │ │ │ - ldr r2, [pc, #440] @ 5b018 │ │ │ │ + ldr r0, [sp, #36] @ 0x24 │ │ │ │ + b 5ced0 │ │ │ │ + ldr r2, [pc, #440] @ 5d358 │ │ │ │ mov r1, #6 │ │ │ │ mov r0, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - bl ab6e0 │ │ │ │ orr r6, r6, #16 │ │ │ │ - ldr r0, [sp, #36] @ 0x24 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ ldr r1, [sp, #32] │ │ │ │ - b 5ab8c │ │ │ │ - bl 2213c │ │ │ │ - b 5ab04 │ │ │ │ - ldr r2, [pc, #400] @ 5b01c │ │ │ │ + ldr r0, [sp, #36] @ 0x24 │ │ │ │ + b 5ced0 │ │ │ │ + bl 22098 │ │ │ │ + b 5ce48 │ │ │ │ + ldr r2, [pc, #400] @ 5d35c │ │ │ │ mov r1, #6 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 5ab04 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - ldr r2, [pc, #376] @ 5b020 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 5ce48 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + ldr r2, [pc, #376] @ 5d360 │ │ │ │ mov r1, #6 │ │ │ │ mov r0, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl ab6e0 │ │ │ │ + bl b155c │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ - bne 5ab4c │ │ │ │ - bl 2213c │ │ │ │ - b 5addc │ │ │ │ - ldr r2, [pc, #336] @ 5b024 │ │ │ │ + bne 5ce90 │ │ │ │ + bl 22098 │ │ │ │ + b 5d11c │ │ │ │ + ldr r2, [pc, #336] @ 5d364 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 5a6e0 │ │ │ │ - eoreq r3, lr, ip, ror #31 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - ldrdeq r3, [lr], -r8 @ │ │ │ │ - andeq r1, r0, r0, lsl #17 │ │ │ │ - @ instruction: 0x000018bc │ │ │ │ - andeq r1, r0, r0, lsl #12 │ │ │ │ - @ instruction: 0x00178ad8 │ │ │ │ - @ instruction: 0xffffc940 │ │ │ │ - mlaeq pc, r0, sp, r0 @ │ │ │ │ - andseq r8, r7, r0, lsr #22 │ │ │ │ - andseq r8, r7, r4, lsr #22 │ │ │ │ - andseq r8, r7, ip, lsl fp │ │ │ │ - andseq r8, r7, r0, lsl fp │ │ │ │ - andseq r8, r7, r4, lsl fp │ │ │ │ - andseq r8, r7, r0, lsl fp │ │ │ │ - andseq r8, r7, r4, lsl fp │ │ │ │ - andseq r8, r7, r0, lsl fp │ │ │ │ - andseq r8, r7, r4, lsl #22 │ │ │ │ - @ instruction: 0x00178afc │ │ │ │ - @ instruction: 0x00178af4 │ │ │ │ - andseq r8, r7, r8, ror #21 │ │ │ │ - @ instruction: 0x00178adc │ │ │ │ - @ instruction: 0x00178ad8 │ │ │ │ - @ instruction: 0x00178ad4 │ │ │ │ - andeq r1, r0, r8, ror #25 │ │ │ │ - ldrdeq r1, [r0], -r8 │ │ │ │ - eoreq r0, pc, r0, ror fp @ │ │ │ │ - andseq r8, r7, r8, lsr #19 │ │ │ │ - andseq r8, r7, ip, ror r9 │ │ │ │ - andseq r8, r7, r4, ror #18 │ │ │ │ - eoreq r0, pc, r0, lsr #20 │ │ │ │ - andseq r8, r7, ip, lsr #14 │ │ │ │ - andseq r8, r7, r8, lsl r9 │ │ │ │ - strhteq r0, [pc], -ip │ │ │ │ - @ instruction: 0x001782dc │ │ │ │ - andseq r8, r7, r4, ror #6 │ │ │ │ - andseq sp, r6, r0, lsl #7 │ │ │ │ - eoreq r0, pc, r0, asr r9 @ │ │ │ │ - andseq r8, r7, ip, ror #4 │ │ │ │ - @ instruction: 0x001782d4 │ │ │ │ - @ instruction: 0x0016d2dc │ │ │ │ - andseq r8, r7, r4, lsr r3 │ │ │ │ - @ instruction: 0x001782b4 │ │ │ │ - andseq r8, r7, r8, asr #4 │ │ │ │ - andseq sp, r6, r8, ror #20 │ │ │ │ - eoreq r0, pc, r8, lsr r8 @ │ │ │ │ - strdeq r3, [lr], -ip @ │ │ │ │ - strhteq r0, [pc], -ip │ │ │ │ - @ instruction: 0x001781d4 │ │ │ │ - andseq r8, r7, r4, asr r1 │ │ │ │ - andseq r8, r7, ip, ror #1 │ │ │ │ - mulseq r7, r8, r7 │ │ │ │ - @ instruction: 0x001787b8 │ │ │ │ - strhteq r0, [pc], -r8 │ │ │ │ - mlaeq pc, r0, r6, r0 @ │ │ │ │ - andseq r8, r7, r8, lsl #7 │ │ │ │ - @ instruction: 0x001786d0 │ │ │ │ - eoreq r0, pc, r4, asr #12 │ │ │ │ - eoreq r0, pc, r8, lsr #12 │ │ │ │ - andseq r8, r7, r4, lsl r7 │ │ │ │ - eoreq r0, pc, r0, lsl #12 │ │ │ │ - ldrdeq r0, [pc], -r8 @ │ │ │ │ - andseq r8, r7, ip, ror #13 │ │ │ │ - mlaeq pc, r0, r5, r0 @ │ │ │ │ - eoreq r0, pc, ip, lsr r5 @ │ │ │ │ - eoreq r0, pc, r0, lsl r5 @ │ │ │ │ - eoreq r5, lr, r4, ror #22 │ │ │ │ - andseq r8, r7, r4, lsl r2 │ │ │ │ - andseq r8, r7, ip, ror #2 │ │ │ │ - andseq r8, r7, r0, ror #2 │ │ │ │ - andseq r8, r7, r4, asr #9 │ │ │ │ - andseq r8, r7, r0, asr #9 │ │ │ │ - mulseq r7, ip, r4 │ │ │ │ - andseq r8, r7, r8, lsr #9 │ │ │ │ - andseq r8, r7, r8, lsl #9 │ │ │ │ - andseq r8, r7, r0, lsl #6 │ │ │ │ - eoreq r0, pc, r0, asr #6 │ │ │ │ - andseq r8, r7, ip, lsr #5 │ │ │ │ - @ instruction: 0x001782b8 │ │ │ │ - andseq r8, r7, r0, asr #5 │ │ │ │ - andseq r8, r7, ip, asr #5 │ │ │ │ - andseq r8, r7, ip, ror #3 │ │ │ │ - andseq r8, r7, r0, ror r3 │ │ │ │ - andseq r7, r7, r8, lsr pc │ │ │ │ + b 5ca10 │ │ │ │ + eorseq r1, r0, r4, asr #25 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + ldrhteq r1, [r0], -r8 │ │ │ │ + andeq r1, r0, ip, ror #16 │ │ │ │ + andeq r1, r0, r8, lsr #17 │ │ │ │ + andeq r1, r0, ip, ror #11 │ │ │ │ + @ instruction: 0x001889fc │ │ │ │ + @ instruction: 0xffffc5c4 │ │ │ │ + eorseq lr, r0, r0, ror #20 │ │ │ │ + andseq r8, r8, r8, lsr sl │ │ │ │ + andseq r8, r8, r0, asr #20 │ │ │ │ + andseq r8, r8, r4, lsr sl │ │ │ │ + andseq r8, r8, ip, lsr #20 │ │ │ │ + andseq r8, r8, r0, lsr sl │ │ │ │ + andseq r8, r8, ip, lsr #20 │ │ │ │ + andseq r8, r8, r0, lsr sl │ │ │ │ + andseq r8, r8, ip, lsr #20 │ │ │ │ + andseq r8, r8, r0, lsr #20 │ │ │ │ + andseq r8, r8, r8, lsl sl │ │ │ │ + andseq r8, r8, r0, lsl sl │ │ │ │ + andseq r8, r8, r4, lsl #20 │ │ │ │ + @ instruction: 0x001889fc │ │ │ │ + @ instruction: 0x001889f4 │ │ │ │ + @ instruction: 0x001889f0 │ │ │ │ + ldrdeq r1, [r0], -r4 │ │ │ │ + andeq r1, r0, r4, asr #13 │ │ │ │ + eorseq lr, r0, r4, asr #16 │ │ │ │ + andseq r8, r8, r0, asr #17 │ │ │ │ + mulseq r8, r8, r8 │ │ │ │ + andseq r8, r8, r0, lsl #17 │ │ │ │ + eorseq lr, r0, r8, ror #13 │ │ │ │ + andseq r8, r8, ip, asr #12 │ │ │ │ + andseq r8, r8, ip, lsr #16 │ │ │ │ + mlaseq r0, r0, r6, lr │ │ │ │ + @ instruction: 0x001881fc │ │ │ │ + andseq r8, r8, r4, lsl #5 │ │ │ │ + andseq sp, r7, r4, lsr #5 │ │ │ │ + eorseq lr, r0, r4, lsr #12 │ │ │ │ + andseq r8, r8, r8, lsl #3 │ │ │ │ + @ instruction: 0x001881f8 │ │ │ │ + andseq sp, r7, r0, lsl #4 │ │ │ │ + andseq r8, r8, r8, asr r2 │ │ │ │ + @ instruction: 0x001881d8 │ │ │ │ + andseq r8, r8, ip, ror #2 │ │ │ │ + andseq sp, r7, ip, lsl #19 │ │ │ │ + eorseq lr, r0, r8, lsl #10 │ │ │ │ + ldrsbteq r1, [r0], -ip │ │ │ │ + eorseq lr, r0, r8, ror r4 │ │ │ │ + andseq r8, r8, r0, ror #1 │ │ │ │ + andseq r8, r8, r0, rrx │ │ │ │ + @ instruction: 0x00187ff8 │ │ │ │ + andseq r8, r8, r0, lsr #13 │ │ │ │ + andseq r8, r8, r0, asr #13 │ │ │ │ + eorseq lr, r0, r4, ror r3 │ │ │ │ + eorseq lr, r0, ip, lsr r3 │ │ │ │ + mulseq r8, r4, r2 │ │ │ │ + @ instruction: 0x001885d8 │ │ │ │ + eorseq lr, r0, r0, lsl #6 │ │ │ │ + eorseq lr, r0, r4, ror #5 │ │ │ │ + andseq r8, r8, ip, lsl r6 │ │ │ │ + ldrhteq lr, [r0], -r0 │ │ │ │ + mlaseq r0, r0, r2, lr │ │ │ │ + @ instruction: 0x001885f8 │ │ │ │ + eorseq lr, r0, ip, asr #4 │ │ │ │ + ldrshteq lr, [r0], -r8 │ │ │ │ + eorseq lr, r0, ip, asr #3 │ │ │ │ + eorseq r3, r0, r0, lsr #16 │ │ │ │ + andseq r8, r8, r8, lsl r1 │ │ │ │ + andseq r8, r8, r8, ror r0 │ │ │ │ + andseq r8, r8, r8, rrx │ │ │ │ + andseq r8, r8, ip, asr #7 │ │ │ │ + andseq r8, r8, r8, asr #7 │ │ │ │ + andseq r8, r8, r4, lsr #7 │ │ │ │ + @ instruction: 0x001883b0 │ │ │ │ + mulseq r8, r0, r3 │ │ │ │ + andseq r8, r8, r8, lsl #4 │ │ │ │ + eorseq lr, r0, r0 │ │ │ │ + @ instruction: 0x001881b8 │ │ │ │ + andseq r8, r8, r4, asr #3 │ │ │ │ + andseq r8, r8, ip, asr #3 │ │ │ │ + @ instruction: 0x001881d8 │ │ │ │ + ldrsheq r8, [r8], -r8 @ │ │ │ │ + andseq r8, r8, r0, lsl #5 │ │ │ │ + andseq r7, r8, r8, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r3, [r0, #16] │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ + mov r5, r0 │ │ │ │ cmp r3, #5 │ │ │ │ - mov fp, r0 │ │ │ │ - bne 5b1fc │ │ │ │ - ldr r9, [pc, #460] @ 5b220 │ │ │ │ + bne 5d550 │ │ │ │ + ldr r9, [pc, #484] @ 5d588 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r4, [r9, #320] @ 0x140 │ │ │ │ cmp r4, #0 │ │ │ │ - bne 5b1f0 │ │ │ │ - ldr r5, [r0, #20] │ │ │ │ - ldr r6, [r0, #24] │ │ │ │ - ldr r7, [r0, #28] │ │ │ │ - rsb r3, r5, #0 │ │ │ │ - and r2, r3, r5 │ │ │ │ + bne 5d530 │ │ │ │ + ldrd r6, [r0, #20] │ │ │ │ + ldr r8, [r0, #28] │ │ │ │ + ldr sl, [r0, #32] │ │ │ │ rsb r3, r6, #0 │ │ │ │ - and sl, r3, r6 │ │ │ │ + and r2, r3, r6 │ │ │ │ rsb r3, r7, #0 │ │ │ │ - ldr r8, [r0, #32] │ │ │ │ - mov r1, r2 │ │ │ │ - and r3, r3, r7 │ │ │ │ - lsl r0, r1, #16 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - str r3, [sp] │ │ │ │ - add r2, r5, r2 │ │ │ │ - mov r3, r4 │ │ │ │ - lsr r1, r1, #16 │ │ │ │ - str r8, [r9, #324] @ 0x144 │ │ │ │ - str r5, [r9, #328] @ 0x148 │ │ │ │ - str r6, [r9, #332] @ 0x14c │ │ │ │ - str r7, [r9, #336] @ 0x150 │ │ │ │ - str sl, [sp, #8] │ │ │ │ - blx 1c6de8 │ │ │ │ - add r2, r6, sl │ │ │ │ + and fp, r3, r7 │ │ │ │ + rsb r3, r8, #0 │ │ │ │ + lsl r0, r2, #16 │ │ │ │ + and r3, r3, r8 │ │ │ │ + lsr r1, r2, #16 │ │ │ │ + str sl, [r9, #324] @ 0x144 │ │ │ │ + str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ - lsr r1, sl, #16 │ │ │ │ - str r0, [sp, #12] │ │ │ │ - lsl r0, sl, #16 │ │ │ │ - blx 1c6de8 │ │ │ │ - ldr r1, [sp] │ │ │ │ + str r2, [sp, #8] │ │ │ │ + add r2, r6, r2 │ │ │ │ + str r6, [r9, #328] @ 0x148 │ │ │ │ + str r7, [r9, #332] @ 0x14c │ │ │ │ + str r8, [r9, #336] @ 0x150 │ │ │ │ + str fp, [sp, #12] │ │ │ │ + blx 1d9030 │ │ │ │ + add r2, r7, fp │ │ │ │ mov r3, r4 │ │ │ │ - add r2, r7, r1 │ │ │ │ + lsr r1, fp, #16 │ │ │ │ str r0, [sp, #16] │ │ │ │ - lsl r0, r1, #16 │ │ │ │ - lsr r1, r1, #16 │ │ │ │ - blx 1c6de8 │ │ │ │ - cmp r8, #0 │ │ │ │ + lsl r0, fp, #16 │ │ │ │ + blx 1d9030 │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ str r0, [sp, #20] │ │ │ │ - beq 5b1b8 │ │ │ │ + lsr r1, r3, #16 │ │ │ │ + add r2, r8, r3 │ │ │ │ + lsl r0, r3, #16 │ │ │ │ + mov r3, r4 │ │ │ │ + blx 1d9030 │ │ │ │ + cmp sl, #0 │ │ │ │ + str r0, [sp, #24] │ │ │ │ + beq 5d4f8 │ │ │ │ + add sl, sl, sl, lsl #1 │ │ │ │ add r2, r9, #340 @ 0x154 │ │ │ │ - add r8, r8, r8, lsl #1 │ │ │ │ - add r3, r2, r8, lsl #2 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - mov r9, r4 │ │ │ │ - mov r8, r4 │ │ │ │ mov lr, r4 │ │ │ │ + mov r9, r4 │ │ │ │ + mov ip, r4 │ │ │ │ + str r5, [sp, #28] │ │ │ │ + add fp, r2, sl, lsl #2 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, #7 │ │ │ │ - str fp, [sp, #28] │ │ │ │ - ldr ip, [sp, #4] │ │ │ │ - strh lr, [r2, #4] │ │ │ │ - add fp, ip, r4 │ │ │ │ - orr ip, r4, r1 │ │ │ │ - orr ip, ip, r0 │ │ │ │ - str ip, [r2] │ │ │ │ - ldr ip, [sp, #12] │ │ │ │ - strh r8, [r2, #6] │ │ │ │ - add lr, lr, ip │ │ │ │ - ldr ip, [sp, #16] │ │ │ │ - strh r9, [r2, #8] │ │ │ │ - add r8, r8, ip │ │ │ │ - ldr ip, [sp, #20] │ │ │ │ - mov sl, r4 │ │ │ │ - add r9, r9, ip │ │ │ │ - ldr ip, [sp, #8] │ │ │ │ - and r4, fp, r5 │ │ │ │ - add ip, ip, r1 │ │ │ │ - and ip, ip, r6 │ │ │ │ - cmp r4, sl │ │ │ │ - strb r3, [r2, #10] │ │ │ │ + orr r5, r4, r1 │ │ │ │ + ldr sl, [sp, #16] │ │ │ │ + add r2, r2, #12 │ │ │ │ + orr r5, r5, r0 │ │ │ │ + strh lr, [r2, #-6] │ │ │ │ + str r5, [r2, #-12] │ │ │ │ + ldr r5, [sp, #20] │ │ │ │ + strh r9, [r2, #-4] │ │ │ │ + strh ip, [r2, #-8] │ │ │ │ + add ip, ip, sl │ │ │ │ + strb r3, [r2, #-2] │ │ │ │ + add lr, lr, r5 │ │ │ │ + ldr r5, [sp, #24] │ │ │ │ + add r9, r9, r5 │ │ │ │ + ldr r5, [sp, #8] │ │ │ │ + add sl, r5, r4 │ │ │ │ + mov r5, r4 │ │ │ │ + and r4, sl, r6 │ │ │ │ + cmp r4, r5 │ │ │ │ + ldr r5, [sp, #12] │ │ │ │ biccc r3, r3, #1 │ │ │ │ - cmp ip, r1 │ │ │ │ - mov r1, ip │ │ │ │ - ldr ip, [sp] │ │ │ │ + add r5, r5, r1 │ │ │ │ + and r5, r5, r7 │ │ │ │ + cmp r5, r1 │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r5, [sp, #4] │ │ │ │ biccc r3, r3, #2 │ │ │ │ - add ip, ip, r0 │ │ │ │ - and ip, ip, r7 │ │ │ │ - cmp ip, r0 │ │ │ │ - mov r0, ip │ │ │ │ - ldr ip, [sp, #24] │ │ │ │ - add r2, r2, #12 │ │ │ │ + add r5, r5, r0 │ │ │ │ + and r5, r5, r8 │ │ │ │ + cmp r5, r0 │ │ │ │ + mov r0, r5 │ │ │ │ biccc r3, r3, #4 │ │ │ │ - cmp r2, ip │ │ │ │ - bne 5b128 │ │ │ │ - ldr fp, [sp, #28] │ │ │ │ - ldr r4, [pc, #100] @ 5b224 │ │ │ │ - ldr r2, [fp] │ │ │ │ + cmp r2, fp │ │ │ │ + bne 5d46c │ │ │ │ + ldr r5, [sp, #28] │ │ │ │ + mov r3, #1 │ │ │ │ + ldr r4, [pc, #136] @ 5d58c │ │ │ │ + ldr r2, [r5] │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - mov r3, #1 │ │ │ │ - bl 24ca4 │ │ │ │ - ldr r3, [r4, #324] @ 0x144 │ │ │ │ - add r2, r4, #340 @ 0x154 │ │ │ │ - str r0, [r4, #320] @ 0x140 │ │ │ │ + bl 24bd0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 25424 │ │ │ │ + add r2, r4, #340 @ 0x154 │ │ │ │ + ldr r3, [r4, #324] @ 0x144 │ │ │ │ + str r1, [r4, #320] @ 0x140 │ │ │ │ + bl 25350 │ │ │ │ ldr r4, [r4, #320] @ 0x140 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r3, [pc, #36] @ 5b228 │ │ │ │ - ldr r2, [r0] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r3] │ │ │ │ - ldr r0, [r3, #4] │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r0, [pc, #56] @ 5d590 │ │ │ │ mov r3, #0 │ │ │ │ + ldr r2, [r5] │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [r0] │ │ │ │ + ldr r0, [r0, #4] │ │ │ │ + add sp, sp, #36 @ 0x24 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + ldr lr, [sp, #32] │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 24ca4 │ │ │ │ - mlaeq pc, r4, r0, r0 @ │ │ │ │ - eoreq pc, lr, r4, lsr #30 │ │ │ │ - eoreq pc, lr, r0, ror #29 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + b 24bd0 │ │ │ │ + eorseq sp, r0, r4, asr #26 │ │ │ │ + eorseq sp, r0, r0, ror #23 │ │ │ │ + eorseq sp, r0, r8, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ vpush {d8-d13} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ - ldr r5, [pc, #788] @ 5b55c │ │ │ │ + ldr r5, [pc, #804] @ 5d8dc │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, #320] @ 0x140 │ │ │ │ cmp r3, #0 │ │ │ │ mvneq r0, #1 │ │ │ │ - beq 5b4cc │ │ │ │ + beq 5d83c │ │ │ │ mov r4, r1 │ │ │ │ - ldr r1, [pc, #764] @ 5b560 │ │ │ │ + ldr r1, [pc, #780] @ 5d8e0 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 21df4 │ │ │ │ + bl 21d5c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 5b4d4 │ │ │ │ + bne 5d850 │ │ │ │ add r2, r5, #3408 @ 0xd50 │ │ │ │ - vldr s16, [r2, #12] │ │ │ │ ldr r3, [r5, #3416] @ 0xd58 │ │ │ │ add r2, r2, #12 │ │ │ │ str r4, [r5, #3412] @ 0xd54 │ │ │ │ + vldr s17, [r2] │ │ │ │ + vmov s15, r4 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ - vmov s14, r3 │ │ │ │ - vmov s13, r4 │ │ │ │ - vmov.f64 d0, #80 @ 0x3e800000 0.250 │ │ │ │ - vcvt.f64.s32 d7, s14 │ │ │ │ - vldr d4, [pc, #660] @ 5b538 │ │ │ │ - vcvt.f64.s32 d9, s13 │ │ │ │ - vcvt.f64.s32 d8, s16 │ │ │ │ - vldr d6, [pc, #656] @ 5b540 │ │ │ │ - vmul.f64 d7, d7, d4 │ │ │ │ - ldr r4, [pc, #684] @ 5b564 │ │ │ │ - vldr d5, [pc, #652] @ 5b548 │ │ │ │ + vmov.f64 d17, #80 @ 0x3e800000 0.250 │ │ │ │ + vldr d19, [pc, #684] @ 5d8b8 │ │ │ │ + vldr d18, [pc, #688] @ 5d8c0 │ │ │ │ + vldr d20, [pc, #692] @ 5d8c8 │ │ │ │ + ldr r4, [pc, #716] @ 5d8e4 │ │ │ │ + vcvt.f64.s32 d10, s15 │ │ │ │ + vmov s15, r3 │ │ │ │ add r4, pc, r4 │ │ │ │ - vmul.f64 d7, d7, d6 │ │ │ │ - vmul.f64 d9, d9, d5 │ │ │ │ - vmul.f64 d0, d7, d0 │ │ │ │ - bl 25070 │ │ │ │ - vldr d1, [pc, #636] @ 5b550 │ │ │ │ - vcvt.f32.f64 s18, d9 │ │ │ │ - vmul.f64 d1, d8, d1 │ │ │ │ - vmov.f64 d10, d0 │ │ │ │ + vmul.f64 d10, d10, d20 │ │ │ │ + vcvt.f64.s32 d16, s15 │ │ │ │ + vcvt.f32.f64 s20, d10 │ │ │ │ + vmul.f64 d16, d16, d19 │ │ │ │ + vmul.f64 d16, d16, d18 │ │ │ │ + vmul.f64 d0, d16, d17 │ │ │ │ + bl 24f9c │ │ │ │ + vcvt.f64.s32 d16, s17 │ │ │ │ + vldr d1, [pc, #648] @ 5d8d0 │ │ │ │ + vmov.f64 d17, d0 │ │ │ │ vmov.f64 d0, #0 @ 0x40000000 2.0 │ │ │ │ - bl 24b0c │ │ │ │ + vcvt.f32.f64 s16, d17 │ │ │ │ + vmul.f64 d1, d16, d1 │ │ │ │ + bl 24a38 │ │ │ │ add r0, r4, #328 @ 0x148 │ │ │ │ - ldm r0, {r0, r1, r3} │ │ │ │ - vcvt.f32.f64 s20, d10 │ │ │ │ ldr r6, [r4, #324] @ 0x144 │ │ │ │ - rsb r2, r0, #0 │ │ │ │ - and r2, r2, r0 │ │ │ │ - vmov s15, r2 │ │ │ │ - rsb r2, r1, #0 │ │ │ │ - and r2, r2, r1 │ │ │ │ - vcvt.f32.s32 s10, s15 │ │ │ │ - vmov s15, r0 │ │ │ │ + vcvt.f32.f64 s18, d0 │ │ │ │ + ldm r0, {r0, r1, r2} │ │ │ │ cmp r6, #0 │ │ │ │ + vmov s15, r0 │ │ │ │ + rsb r3, r0, #0 │ │ │ │ + and r3, r3, r0 │ │ │ │ + vmov s13, r3 │ │ │ │ + rsb r3, r1, #0 │ │ │ │ + and r3, r3, r1 │ │ │ │ + vmov s14, r3 │ │ │ │ + rsb r3, r2, #0 │ │ │ │ + and r3, r3, r2 │ │ │ │ + vcvt.f32.s32 s10, s15 │ │ │ │ + vmov s15, r1 │ │ │ │ + vcvt.f32.s32 s13, s13 │ │ │ │ + vcvt.f32.s32 s14, s14 │ │ │ │ vcvt.f32.s32 s11, s15 │ │ │ │ vmov s15, r2 │ │ │ │ - rsb r2, r3, #0 │ │ │ │ - and r2, r2, r3 │ │ │ │ + vdiv.f32 s22, s13, s10 │ │ │ │ vcvt.f32.s32 s12, s15 │ │ │ │ - vmov s15, r1 │ │ │ │ - vdiv.f32 s24, s10, s11 │ │ │ │ - vcvt.f32.s32 s13, s15 │ │ │ │ - vmov s15, r2 │ │ │ │ - vcvt.f32.s32 s14, s15 │ │ │ │ vmov s15, r3 │ │ │ │ - vdiv.f32 s25, s12, s13 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ + vdiv.f32 s23, s14, s11 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - vdiv.f32 s26, s14, s15 │ │ │ │ - ble 5b4a4 │ │ │ │ - vcvt.f64.f32 d11, s0 │ │ │ │ - vcvt.f64.f32 d10, s20 │ │ │ │ - vldr s19, [pc, #500] @ 5b558 │ │ │ │ + vdiv.f32 s24, s15, s12 │ │ │ │ + ble 5d814 │ │ │ │ + vcvt.f64.f32 d9, s18 │ │ │ │ + vldr s21, [pc, #520] @ 5d8d8 │ │ │ │ add r4, r4, #340 @ 0x154 │ │ │ │ + vcvt.f64.f32 d8, s16 │ │ │ │ mov r5, #0 │ │ │ │ - vmov.f64 d8, #96 @ 0x3f000000 0.5 │ │ │ │ + vmov.f64 d13, #96 @ 0x3f000000 0.5 │ │ │ │ vmov s15, r5 │ │ │ │ - vmov.f64 d1, d11 │ │ │ │ - vcvt.f32.s32 s27, s15 │ │ │ │ - vmul.f32 s0, s27, s24 │ │ │ │ + vmov.f64 d1, d9 │ │ │ │ + vcvt.f32.s32 s25, s15 │ │ │ │ + vmul.f32 s0, s25, s22 │ │ │ │ vcvt.f64.f32 d0, s0 │ │ │ │ - bl 24b0c │ │ │ │ - vmov.f32 s11, #112 @ 0x3f800000 1.0 │ │ │ │ - vmov.f64 d6, d8 │ │ │ │ + bl 24a38 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vmov.f64 d16, d13 │ │ │ │ mov r3, #0 │ │ │ │ - vcvt.f32.f64 s14, d0 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - vsub.f64 d7, d7, d8 │ │ │ │ - vmla.f64 d6, d7, d10 │ │ │ │ - vcvt.f32.f64 s12, d6 │ │ │ │ - vadd.f32 s12, s18, s12 │ │ │ │ - vcmpe.f32 s12, #0.0 │ │ │ │ + vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ + vcvt.f64.f32 d0, s0 │ │ │ │ + vsub.f64 d0, d0, d13 │ │ │ │ + vmla.f64 d16, d0, d8 │ │ │ │ + vcvt.f32.f64 s15, d16 │ │ │ │ + vadd.f32 s15, s20, s15 │ │ │ │ + vcmpe.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi 5b3d0 │ │ │ │ - vcmpe.f32 s12, s11 │ │ │ │ + bmi 5d740 │ │ │ │ + vcmpe.f32 s15, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - vmovle.f32 s11, s12 │ │ │ │ - vmul.f32 s11, s11, s19 │ │ │ │ - vcvt.u32.f32 s11, s11 │ │ │ │ - vmov r3, s11 │ │ │ │ + vselgt.f32 s14, s14, s15 │ │ │ │ + vmul.f32 s14, s14, s21 │ │ │ │ + vcvt.u32.f32 s14, s14 │ │ │ │ + vmov r3, s14 │ │ │ │ uxth r3, r3 │ │ │ │ - vmul.f32 s0, s27, s25 │ │ │ │ + vmul.f32 s0, s25, s23 │ │ │ │ + vmov.f64 d1, d9 │ │ │ │ strh r3, [r4, #4] │ │ │ │ - vmov.f64 d1, d11 │ │ │ │ vcvt.f64.f32 d0, s0 │ │ │ │ - bl 24b0c │ │ │ │ - vmov.f32 s11, #112 @ 0x3f800000 1.0 │ │ │ │ - vmov.f64 d6, d8 │ │ │ │ + bl 24a38 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vmov.f64 d16, d13 │ │ │ │ mov r3, #0 │ │ │ │ - vcvt.f32.f64 s14, d0 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - vsub.f64 d7, d7, d8 │ │ │ │ - vmla.f64 d6, d7, d10 │ │ │ │ - vcvt.f32.f64 s12, d6 │ │ │ │ - vadd.f32 s12, s18, s12 │ │ │ │ - vcmpe.f32 s12, #0.0 │ │ │ │ + vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ + vcvt.f64.f32 d0, s0 │ │ │ │ + vsub.f64 d0, d0, d13 │ │ │ │ + vmla.f64 d16, d0, d8 │ │ │ │ + vcvt.f32.f64 s15, d16 │ │ │ │ + vadd.f32 s15, s20, s15 │ │ │ │ + vcmpe.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi 5b430 │ │ │ │ - vcmpe.f32 s12, s11 │ │ │ │ + bmi 5d7a0 │ │ │ │ + vcmpe.f32 s15, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - vmovle.f32 s11, s12 │ │ │ │ - vmul.f32 s11, s11, s19 │ │ │ │ - vcvt.u32.f32 s11, s11 │ │ │ │ - vmov r3, s11 │ │ │ │ + vselgt.f32 s14, s14, s15 │ │ │ │ + vmul.f32 s14, s14, s21 │ │ │ │ + vcvt.u32.f32 s14, s14 │ │ │ │ + vmov r3, s14 │ │ │ │ uxth r3, r3 │ │ │ │ - vmul.f32 s0, s27, s26 │ │ │ │ + vmul.f32 s0, s25, s24 │ │ │ │ + vmov.f64 d1, d9 │ │ │ │ strh r3, [r4, #6] │ │ │ │ - vmov.f64 d1, d11 │ │ │ │ vcvt.f64.f32 d0, s0 │ │ │ │ - bl 24b0c │ │ │ │ - vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ - vmov.f64 d7, d8 │ │ │ │ - mov r3, #0 │ │ │ │ + bl 24a38 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ + vmov.f64 d16, d13 │ │ │ │ + mov r3, #0 │ │ │ │ + vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ vcvt.f64.f32 d0, s0 │ │ │ │ - vsub.f64 d0, d0, d8 │ │ │ │ - vmla.f64 d7, d0, d10 │ │ │ │ - vcvt.f32.f64 s14, d7 │ │ │ │ - vadd.f32 s14, s18, s14 │ │ │ │ - vcmpe.f32 s14, #0.0 │ │ │ │ + vsub.f64 d0, d0, d13 │ │ │ │ + vmla.f64 d16, d0, d8 │ │ │ │ + vcvt.f32.f64 s15, d16 │ │ │ │ + vadd.f32 s15, s20, s15 │ │ │ │ + vcmpe.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi 5b490 │ │ │ │ - vcmpe.f32 s14, s13 │ │ │ │ + bmi 5d800 │ │ │ │ + vcmpe.f32 s15, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - vmovle.f32 s13, s14 │ │ │ │ - vmul.f32 s13, s13, s19 │ │ │ │ - vcvt.u32.f32 s13, s13 │ │ │ │ - vmov r3, s13 │ │ │ │ + vselgt.f32 s14, s14, s15 │ │ │ │ + vmul.f32 s14, s14, s21 │ │ │ │ + vcvt.u32.f32 s14, s14 │ │ │ │ + vmov r3, s14 │ │ │ │ uxth r3, r3 │ │ │ │ add r5, r5, #1 │ │ │ │ - cmp r5, r6 │ │ │ │ - strh r3, [r4, #8] │ │ │ │ add r4, r4, #12 │ │ │ │ - bne 5b36c │ │ │ │ - ldr r4, [pc, #188] @ 5b568 │ │ │ │ + strh r3, [r4, #-4] │ │ │ │ + cmp r5, r6 │ │ │ │ + bne 5d6dc │ │ │ │ + ldr r4, [pc, #204] @ 5d8e8 │ │ │ │ mov r3, r6 │ │ │ │ add r4, pc, r4 │ │ │ │ - ldr r1, [r4, #320] @ 0x140 │ │ │ │ - add r2, r4, #340 @ 0x154 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 25424 │ │ │ │ + add r2, r4, #340 @ 0x154 │ │ │ │ + ldr r1, [r4, #320] @ 0x140 │ │ │ │ + bl 25350 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 21a70 │ │ │ │ + bl 219d8 │ │ │ │ mov r0, #1 │ │ │ │ vpop {d8-d13} │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - ldr r1, [pc, #144] @ 5b56c │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r1, [pc, #148] @ 5d8ec │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 21df4 │ │ │ │ + bl 21d5c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 5b508 │ │ │ │ - add r2, r5, #3408 @ 0xd50 │ │ │ │ - mov r3, r4 │ │ │ │ - add r2, r2, #12 │ │ │ │ + bne 5d884 │ │ │ │ + add r3, r5, #3408 @ 0xd50 │ │ │ │ str r4, [r5, #3416] @ 0xd58 │ │ │ │ - vldr s16, [r2] │ │ │ │ + add r3, r3, #12 │ │ │ │ + vldr s17, [r3] │ │ │ │ + mov r3, r4 │ │ │ │ ldr r4, [r5, #3412] @ 0xd54 │ │ │ │ - b 5b288 │ │ │ │ - ldr r1, [pc, #96] @ 5b570 │ │ │ │ + b 5d5f8 │ │ │ │ + ldr r1, [pc, #100] @ 5d8f0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 21df4 │ │ │ │ + bl 21d5c │ │ │ │ cmp r0, #0 │ │ │ │ mvnne r0, #2 │ │ │ │ - bne 5b4cc │ │ │ │ - vmov s16, r4 │ │ │ │ - str r4, [r5, #3420] @ 0xd5c │ │ │ │ + bne 5d83c │ │ │ │ ldr r3, [r5, #3416] @ 0xd58 │ │ │ │ + vmov s17, r4 │ │ │ │ + str r4, [r5, #3420] @ 0xd5c │ │ │ │ ldr r4, [r5, #3412] @ 0xd54 │ │ │ │ - b 5b288 │ │ │ │ - bvs 2019cac <_IO_stdin_used@@MPLAYER_1+0x1e52c9c> │ │ │ │ + b 5d5f8 │ │ │ │ + nop {0} │ │ │ │ + bvs 201c02c <_IO_stdin_used@@MPLAYER_1+0x1e42dcc> │ │ │ │ svccc 0x008374bc │ │ │ │ strbpl r2, [r4], #-3352 @ 0xfffff2e8 │ │ │ │ strdmi r2, [r9], -fp │ │ │ │ @ instruction: 0x47ae147b │ │ │ │ svccc 0x00847ae1 │ │ │ │ @ instruction: 0x47ae147b │ │ │ │ svclt 0x00947ae1 │ │ │ │ ldrbmi pc, [pc, -r0, lsl #30]! @ │ │ │ │ - eoreq pc, lr, r0, lsr #29 │ │ │ │ - andseq ip, r6, r4, lsl #18 │ │ │ │ - eoreq pc, lr, ip, lsr #28 │ │ │ │ - eoreq pc, lr, r8, lsr ip @ │ │ │ │ - andseq ip, r6, r4, lsr #13 │ │ │ │ - andseq r7, r7, r8, lsr #32 │ │ │ │ + eorseq sp, r0, r0, lsr fp │ │ │ │ + andseq ip, r7, r4, ror #15 │ │ │ │ + eorseq sp, r0, r8, asr #21 │ │ │ │ + eorseq sp, r0, r8, asr #17 │ │ │ │ + andseq ip, r7, r8, ror r5 │ │ │ │ + @ instruction: 0x00186efc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r5, [pc, #144] @ 5b61c │ │ │ │ + ldr r5, [pc, #148] @ 5d9a8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, #320] @ 0x140 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 5b5ec │ │ │ │ + mvneq r0, #1 │ │ │ │ + beq 5d94c │ │ │ │ mov r6, r1 │ │ │ │ - ldr r1, [pc, #124] @ 5b620 │ │ │ │ + ldr r1, [pc, #124] @ 5d9ac │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 21df4 │ │ │ │ + bl 21d5c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 5b5c4 │ │ │ │ + bne 5d95c │ │ │ │ ldr r3, [r5, #3412] @ 0xd54 │ │ │ │ str r3, [r6] │ │ │ │ mov r0, #1 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - ldr r1, [pc, #88] @ 5b624 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r1, [pc, #76] @ 5d9b0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 21df4 │ │ │ │ + bl 21d5c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 5b5f4 │ │ │ │ + bne 5d980 │ │ │ │ ldr r3, [r5, #3416] @ 0xd58 │ │ │ │ - mov r0, #1 │ │ │ │ str r3, [r6] │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - mvn r0, #1 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - ldr r1, [pc, #44] @ 5b628 │ │ │ │ + b 5d948 │ │ │ │ + ldr r1, [pc, #44] @ 5d9b4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 21df4 │ │ │ │ + bl 21d5c │ │ │ │ cmp r0, #0 │ │ │ │ - ldreq r3, [r5, #3420] @ 0xd5c │ │ │ │ - streq r3, [r6] │ │ │ │ - beq 5b5bc │ │ │ │ - mvn r0, #2 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - eoreq pc, lr, ip, asr fp @ │ │ │ │ - andseq ip, r6, r4, asr #11 │ │ │ │ - @ instruction: 0x0016c5b4 │ │ │ │ - andseq r6, r7, ip, lsr pc │ │ │ │ + mvnne r0, #2 │ │ │ │ + bne 5d94c │ │ │ │ + ldr r3, [r5, #3420] @ 0xd5c │ │ │ │ + str r3, [r6] │ │ │ │ + b 5d948 │ │ │ │ + ldrsbteq sp, [r0], -r4 │ │ │ │ + andseq ip, r7, r8, lsl #9 │ │ │ │ + andseq ip, r7, ip, ror #8 │ │ │ │ + andseq r6, r8, r0, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r0 │ │ │ │ - ldr r0, [pc, #784] @ 5b958 │ │ │ │ + ldr r0, [pc, #808] @ 5dd0c │ │ │ │ mov r3, r1 │ │ │ │ mov r6, r1 │ │ │ │ - ldr r1, [pc, #776] @ 5b95c │ │ │ │ + mov r7, r2 │ │ │ │ + ldr r1, [pc, #796] @ 5dd10 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ + ldr r2, [pc, #792] @ 5dd14 │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r7, r2 │ │ │ │ - str r7, [sp] │ │ │ │ - ldr r2, [pc, #760] @ 5b960 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ + mov r0, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ mov r1, #6 │ │ │ │ - mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r3, [pc, #728] @ 5b964 │ │ │ │ + str r7, [sp] │ │ │ │ + bl b155c │ │ │ │ + ldr r3, [pc, #752] @ 5dd18 │ │ │ │ add r2, sp, #24 │ │ │ │ + mov r1, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ - mov r1, r5 │ │ │ │ - bl 229b8 │ │ │ │ + bl 22914 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ cmpne r2, #0 │ │ │ │ - ble 5b85c │ │ │ │ - ldr r3, [pc, #692] @ 5b968 │ │ │ │ - ldr r8, [pc, #692] @ 5b96c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldr r3, [pc, #684] @ 5b970 │ │ │ │ + ble 5dc10 │ │ │ │ + ldr r3, [pc, #716] @ 5dd1c │ │ │ │ mov r4, #0 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r5, [sp, #20] │ │ │ │ mov sl, r0 │ │ │ │ - add r8, pc, r8 │ │ │ │ mov fp, r0 │ │ │ │ + str r5, [sp, #20] │ │ │ │ mov r5, r4 │ │ │ │ + ldr r8, [pc, #696] @ 5dd20 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #684] @ 5dd24 │ │ │ │ + add r3, pc, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ - b 5b6f4 │ │ │ │ + b 5da90 │ │ │ │ add r5, r5, #1 │ │ │ │ - cmp r2, r5 │ │ │ │ add fp, fp, #16 │ │ │ │ - ble 5b85c │ │ │ │ + cmp r2, r5 │ │ │ │ + ble 5dc10 │ │ │ │ ldr r1, [sl, r5, lsl #4] │ │ │ │ tst r1, #2 │ │ │ │ - beq 5b6e4 │ │ │ │ - ldr r1, [fp, #12] │ │ │ │ + beq 5da80 │ │ │ │ ldr r0, [r8, #4] │ │ │ │ mov r2, #1 │ │ │ │ - bl 250e8 │ │ │ │ + ldr r1, [fp, #12] │ │ │ │ + bl 25014 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 5b848 │ │ │ │ + beq 5dbfc │ │ │ │ ldr r9, [fp, #12] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r9 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - beq 5b864 │ │ │ │ + beq 5dc18 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r9 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - beq 5b884 │ │ │ │ - ldr r1, [pc, #552] @ 5b974 │ │ │ │ + beq 5dc38 │ │ │ │ + ldr r1, [pc, #576] @ 5dd28 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - beq 5b8a4 │ │ │ │ - ldr r1, [pc, #532] @ 5b978 │ │ │ │ + beq 5dc58 │ │ │ │ + ldr r1, [pc, #556] @ 5dd2c │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - beq 5b8c4 │ │ │ │ - ldr r1, [pc, #512] @ 5b97c │ │ │ │ + beq 5dc78 │ │ │ │ + ldr r1, [pc, #536] @ 5dd30 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - beq 5b8e4 │ │ │ │ - ldr r1, [pc, #492] @ 5b980 │ │ │ │ + beq 5dc98 │ │ │ │ + ldr r1, [pc, #516] @ 5dd34 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - beq 5b904 │ │ │ │ - ldr r1, [pc, #472] @ 5b984 │ │ │ │ + beq 5dcb8 │ │ │ │ + ldr r1, [pc, #496] @ 5dd38 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - bne 5b848 │ │ │ │ - ldr r1, [pc, #452] @ 5b988 │ │ │ │ + bne 5dbfc │ │ │ │ + ldr r1, [pc, #476] @ 5dd3c │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 21df4 │ │ │ │ + bl 21d5c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 5b848 │ │ │ │ - ldr r5, [sp, #20] │ │ │ │ - ldrd r0, [fp, #4] │ │ │ │ + bne 5dbfc │ │ │ │ + ldmib fp, {r0, ip} │ │ │ │ mov r9, r4 │ │ │ │ + ldr r5, [sp, #20] │ │ │ │ add r7, r7, #100 @ 0x64 │ │ │ │ - sub r1, r1, r0 │ │ │ │ - mul r1, r7, r1 │ │ │ │ - ldr r3, [pc, #408] @ 5b98c │ │ │ │ + sub ip, ip, r0 │ │ │ │ + movw r3, #34079 @ 0x851f │ │ │ │ + movt r3, #20971 @ 0x51eb │ │ │ │ mov r2, r9 │ │ │ │ - smull r3, ip, r3, r1 │ │ │ │ - asr r3, r1, #31 │ │ │ │ - ldr r1, [pc, #396] @ 5b990 │ │ │ │ - rsb r3, r3, ip, asr #6 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r3, r3, r0 │ │ │ │ - ldr r0, [r1, #4] │ │ │ │ + mul ip, r7, ip │ │ │ │ mov r1, r5 │ │ │ │ - bl 22ee0 │ │ │ │ + smull r3, lr, r3, ip │ │ │ │ + asr r3, ip, #31 │ │ │ │ + ldr ip, [pc, #408] @ 5dd40 │ │ │ │ + rsb r3, r3, lr, asr #6 │ │ │ │ + add r3, r3, r0 │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r0, [ip, #4] │ │ │ │ + bl 22e3c │ │ │ │ mov r0, #1 │ │ │ │ - ldr r2, [pc, #368] @ 5b994 │ │ │ │ - ldr r3, [pc, #308] @ 5b95c │ │ │ │ + ldr r2, [pc, #384] @ 5dd44 │ │ │ │ + ldr r3, [pc, #328] @ 5dd10 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 5b954 │ │ │ │ + bne 5dd08 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r5, r5, #1 │ │ │ │ - cmp r2, r5 │ │ │ │ add fp, fp, #16 │ │ │ │ - bgt 5b6f4 │ │ │ │ + cmp r2, r5 │ │ │ │ + bgt 5da90 │ │ │ │ mov r0, #0 │ │ │ │ - b 5b81c │ │ │ │ - ldr r1, [pc, #300] @ 5b998 │ │ │ │ + b 5dbbc │ │ │ │ + ldr r1, [pc, #296] @ 5dd48 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 21df4 │ │ │ │ + bl 21d5c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 5b7d4 │ │ │ │ + beq 5db70 │ │ │ │ ldr r9, [fp, #12] │ │ │ │ - b 5b730 │ │ │ │ - ldr r1, [pc, #272] @ 5b99c │ │ │ │ + b 5dacc │ │ │ │ + ldr r1, [pc, #268] @ 5dd4c │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 21df4 │ │ │ │ + bl 21d5c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 5b7d4 │ │ │ │ + beq 5db70 │ │ │ │ ldr r9, [fp, #12] │ │ │ │ - b 5b744 │ │ │ │ - ldr r1, [pc, #244] @ 5b9a0 │ │ │ │ + b 5dae0 │ │ │ │ + ldr r1, [pc, #240] @ 5dd50 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 21df4 │ │ │ │ + bl 21d5c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 5b7d4 │ │ │ │ + beq 5db70 │ │ │ │ ldr r9, [fp, #12] │ │ │ │ - b 5b75c │ │ │ │ - ldr r1, [pc, #216] @ 5b9a4 │ │ │ │ + b 5daf8 │ │ │ │ + ldr r1, [pc, #212] @ 5dd54 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 21df4 │ │ │ │ + bl 21d5c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 5b924 │ │ │ │ + beq 5dcd8 │ │ │ │ ldr r9, [fp, #12] │ │ │ │ - b 5b774 │ │ │ │ - ldr r1, [pc, #188] @ 5b9a8 │ │ │ │ + b 5db10 │ │ │ │ + ldr r1, [pc, #184] @ 5dd58 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 21df4 │ │ │ │ + bl 21d5c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 5b7d4 │ │ │ │ + beq 5db70 │ │ │ │ ldr r9, [fp, #12] │ │ │ │ - b 5b78c │ │ │ │ - ldr r1, [pc, #160] @ 5b9ac │ │ │ │ + b 5db28 │ │ │ │ + ldr r1, [pc, #156] @ 5dd5c │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 21df4 │ │ │ │ + bl 21d5c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 5b7d4 │ │ │ │ + beq 5db70 │ │ │ │ ldr r9, [fp, #12] │ │ │ │ - b 5b7a4 │ │ │ │ - ldr r3, [fp, #4] │ │ │ │ - ldr r1, [fp, #8] │ │ │ │ + b 5db40 │ │ │ │ + ldmib fp, {r3, ip} │ │ │ │ + mov r9, r4 │ │ │ │ ldr r5, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ - cmpeq r1, #360 @ 0x168 │ │ │ │ - mov r9, r4 │ │ │ │ - movne r0, r3 │ │ │ │ - bne 5b7e0 │ │ │ │ + cmpeq ip, #360 @ 0x168 │ │ │ │ + beq 5dcf8 │ │ │ │ + mov r0, r3 │ │ │ │ + b 5db7c │ │ │ │ cmp r7, #0 │ │ │ │ + mov ip, #360 @ 0x168 │ │ │ │ addlt r7, r7, #200 @ 0xc8 │ │ │ │ - mov r1, #360 @ 0x168 │ │ │ │ - b 5b7e4 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq r2, lr, ip, ror #24 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - @ instruction: 0x00177bd8 │ │ │ │ - eoreq pc, lr, r8, asr sl @ │ │ │ │ - andseq r7, r7, r8, lsr #23 │ │ │ │ - eoreq pc, lr, r4, lsl sl @ │ │ │ │ - andseq r7, r7, r8, lsr #23 │ │ │ │ - andseq r7, r7, ip, lsr #22 │ │ │ │ - andseq r7, r7, r4, lsr #22 │ │ │ │ - andseq r7, r7, r4, lsl fp │ │ │ │ - andseq r7, r7, r0, lsr #22 │ │ │ │ - andseq r7, r7, ip, lsr #22 │ │ │ │ - andseq r7, r7, r8, lsr #22 │ │ │ │ - mvnpl r8, pc, lsl r5 │ │ │ │ - eoreq pc, lr, r0, ror #17 │ │ │ │ - mlaeq lr, ip, sl, r2 │ │ │ │ - @ instruction: 0x0016c2fc │ │ │ │ - @ instruction: 0x0016c2f4 │ │ │ │ - andseq ip, r6, ip, ror #5 │ │ │ │ - andseq ip, r6, r4, ror #5 │ │ │ │ - @ instruction: 0x001779b8 │ │ │ │ - @ instruction: 0x001779bc │ │ │ │ + b 5db80 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + ldrsbteq r0, [r0], -r8 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + andseq r7, r8, ip, lsl #21 │ │ │ │ + ldrhteq sp, [r0], -r8 │ │ │ │ + andseq r7, r8, r8, asr #20 │ │ │ │ + eorseq sp, r0, r8, ror r6 │ │ │ │ + andseq r7, r8, r8, asr #20 │ │ │ │ + andseq r7, r8, r0, ror #19 │ │ │ │ + @ instruction: 0x001879d8 │ │ │ │ + andseq r7, r8, r8, asr #19 │ │ │ │ + @ instruction: 0x001879d4 │ │ │ │ + andseq r7, r8, r0, ror #19 │ │ │ │ + @ instruction: 0x001879dc │ │ │ │ + eorseq sp, r0, r8, lsr r5 │ │ │ │ + eorseq r0, r0, ip, lsl #14 │ │ │ │ + mulseq r7, r8, r1 │ │ │ │ + mulseq r7, r0, r1 │ │ │ │ + andseq ip, r7, r8, lsl #3 │ │ │ │ + andseq ip, r7, r0, lsl #3 │ │ │ │ + andseq r7, r8, r4, asr r8 │ │ │ │ + andseq r7, r8, r8, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ - ldr r3, [pc, #792] @ 5bce0 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r8, r1 │ │ │ │ - ldr r1, [pc, #780] @ 5bce4 │ │ │ │ - str r0, [sp, #8] │ │ │ │ mov ip, r0 │ │ │ │ - ldr r0, [r3, #4] │ │ │ │ - ldr r3, [pc, #768] @ 5bce8 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [r1, r3] │ │ │ │ + ldr r3, [pc, #804] @ 5e0b4 │ │ │ │ + mov r8, r1 │ │ │ │ mov r7, r2 │ │ │ │ + str r0, [sp, #8] │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ + ldr r0, [pc, #788] @ 5e0b8 │ │ │ │ + ldr r1, [pc, #788] @ 5e0bc │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [r0, r1] │ │ │ │ + ldr r0, [r3, #4] │ │ │ │ + ldr r1, [r1] │ │ │ │ + str r1, [sp, #44] @ 0x2c │ │ │ │ + mov r1, #0 │ │ │ │ mov r1, ip │ │ │ │ - ldr r3, [r3] │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - mov r3, #0 │ │ │ │ - bl 229b8 │ │ │ │ + bl 22914 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cmp r0, #0 │ │ │ │ cmpne r3, #0 │ │ │ │ - ble 5ba90 │ │ │ │ - ldr r2, [pc, #716] @ 5bcec │ │ │ │ - ldr r9, [pc, #716] @ 5bcf0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [sp, #12] │ │ │ │ - ldr r2, [pc, #708] @ 5bcf4 │ │ │ │ + ble 5de50 │ │ │ │ + ldr r2, [pc, #736] @ 5e0c0 │ │ │ │ mov r4, r0 │ │ │ │ + mov r6, #0 │ │ │ │ + str r7, [sp, #28] │ │ │ │ + ldr r9, [pc, #724] @ 5e0c4 │ │ │ │ add r2, pc, r2 │ │ │ │ + str r2, [sp, #12] │ │ │ │ add r9, pc, r9 │ │ │ │ - mov r6, #0 │ │ │ │ + ldr r2, [pc, #712] @ 5e0c8 │ │ │ │ + add r2, pc, r2 │ │ │ │ str r2, [sp, #16] │ │ │ │ - str r7, [sp, #28] │ │ │ │ - b 5ba58 │ │ │ │ + b 5de18 │ │ │ │ add r6, r6, #1 │ │ │ │ - cmp r3, r6 │ │ │ │ add r4, r4, #16 │ │ │ │ - ble 5ba90 │ │ │ │ + cmp r3, r6 │ │ │ │ + ble 5de50 │ │ │ │ ldr r5, [r4] │ │ │ │ ands r5, r5, #1 │ │ │ │ - beq 5ba48 │ │ │ │ + beq 5de08 │ │ │ │ + ldr r0, [r9, #4] │ │ │ │ mov r2, #1 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ - ldr r0, [r9, #4] │ │ │ │ - bl 250e8 │ │ │ │ + bl 25014 │ │ │ │ subs r2, r0, #0 │ │ │ │ - bne 5bac4 │ │ │ │ + bne 5de98 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r6, r6, #1 │ │ │ │ - cmp r3, r6 │ │ │ │ add r4, r4, #16 │ │ │ │ - bgt 5ba58 │ │ │ │ + cmp r3, r6 │ │ │ │ + bgt 5de18 │ │ │ │ mov r5, #0 │ │ │ │ - ldr r2, [pc, #604] @ 5bcf8 │ │ │ │ - ldr r3, [pc, #584] @ 5bce8 │ │ │ │ + ldr r2, [pc, #624] @ 5e0cc │ │ │ │ + ldr r3, [pc, #604] @ 5e0bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 5bcdc │ │ │ │ + bne 5e0b0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov r3, #0 │ │ │ │ + ldr r0, [r9, #4] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r0, [r9, #4] │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ - bl 2516c │ │ │ │ + bl 25098 │ │ │ │ ldr sl, [r4, #4] │ │ │ │ - ldr r0, [sp, #40] @ 0x28 │ │ │ │ - ldr r3, [r4, #8] │ │ │ │ - sub r0, r0, sl │ │ │ │ - add r0, r0, r0, lsl #2 │ │ │ │ - add r0, r0, r0, lsl #2 │ │ │ │ - sub r1, r3, sl │ │ │ │ - lsl r0, r0, #3 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - blx 1c6508 │ │ │ │ + mov r3, #200 @ 0xc8 │ │ │ │ ldr r7, [r4, #12] │ │ │ │ + ldr fp, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ - sub r3, r0, #100 @ 0x64 │ │ │ │ - mov fp, r0 │ │ │ │ mov r0, r7 │ │ │ │ + sub fp, fp, sl │ │ │ │ + mul fp, r3, fp │ │ │ │ + ldr r3, [r4, #8] │ │ │ │ + str r3, [sp, #24] │ │ │ │ + sub r3, r3, sl │ │ │ │ + sdiv fp, fp, r3 │ │ │ │ + sub r3, fp, #100 @ 0x64 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - beq 5bbf8 │ │ │ │ + beq 5dfc4 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r7 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - beq 5bc18 │ │ │ │ - ldr r1, [pc, #440] @ 5bcfc │ │ │ │ + beq 5dfe4 │ │ │ │ + ldr r1, [pc, #448] @ 5e0d0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - beq 5bc38 │ │ │ │ - ldr r1, [pc, #420] @ 5bd00 │ │ │ │ + beq 5e004 │ │ │ │ + ldr r1, [pc, #428] @ 5e0d4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - beq 5bc58 │ │ │ │ - ldr r1, [pc, #400] @ 5bd04 │ │ │ │ + beq 5e024 │ │ │ │ + ldr r1, [pc, #408] @ 5e0d8 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - beq 5bc78 │ │ │ │ - ldr r1, [pc, #380] @ 5bd08 │ │ │ │ + beq 5e044 │ │ │ │ + ldr r1, [pc, #388] @ 5e0dc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - beq 5bc98 │ │ │ │ - ldr r1, [pc, #360] @ 5bd0c │ │ │ │ + beq 5e064 │ │ │ │ + ldr r1, [pc, #368] @ 5e0e0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - bne 5ba7c │ │ │ │ - ldr r1, [pc, #340] @ 5bd10 │ │ │ │ + bne 5de3c │ │ │ │ + ldr r1, [pc, #348] @ 5e0e4 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 21df4 │ │ │ │ + bl 21d5c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 5ba7c │ │ │ │ + bne 5de3c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r7, [sp, #28] │ │ │ │ - ldr r2, [pc, #312] @ 5bd14 │ │ │ │ + mov r3, r8 │ │ │ │ + mov r0, #3 │ │ │ │ str r1, [r7] │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r2, [pc, #308] @ 5e0e8 │ │ │ │ str r1, [sp] │ │ │ │ - mov r3, r8 │ │ │ │ mov r1, #6 │ │ │ │ - mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 5ba94 │ │ │ │ - ldr r1, [pc, #280] @ 5bd18 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 5de54 │ │ │ │ + ldr r1, [pc, #288] @ 5e0ec │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 21df4 │ │ │ │ + bl 21d5c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 5bbcc │ │ │ │ + beq 5df98 │ │ │ │ ldr r7, [r4, #12] │ │ │ │ - b 5bb28 │ │ │ │ - ldr r1, [pc, #252] @ 5bd1c │ │ │ │ + b 5def4 │ │ │ │ + ldr r1, [pc, #260] @ 5e0f0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 21df4 │ │ │ │ + bl 21d5c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 5bbcc │ │ │ │ + beq 5df98 │ │ │ │ ldr r7, [r4, #12] │ │ │ │ - b 5bb3c │ │ │ │ - ldr r1, [pc, #224] @ 5bd20 │ │ │ │ + b 5df08 │ │ │ │ + ldr r1, [pc, #232] @ 5e0f4 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 21df4 │ │ │ │ + bl 21d5c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 5bbcc │ │ │ │ + beq 5df98 │ │ │ │ ldr r7, [r4, #12] │ │ │ │ - b 5bb54 │ │ │ │ - ldr r1, [pc, #196] @ 5bd24 │ │ │ │ + b 5df20 │ │ │ │ + ldr r1, [pc, #204] @ 5e0f8 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 21df4 │ │ │ │ + bl 21d5c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 5bcb8 │ │ │ │ + beq 5e084 │ │ │ │ ldr r7, [r4, #12] │ │ │ │ - b 5bb6c │ │ │ │ - ldr r1, [pc, #168] @ 5bd28 │ │ │ │ + b 5df38 │ │ │ │ + ldr r1, [pc, #176] @ 5e0fc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 21df4 │ │ │ │ + bl 21d5c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 5bbcc │ │ │ │ + beq 5df98 │ │ │ │ ldr r7, [r4, #12] │ │ │ │ - b 5bb84 │ │ │ │ - ldr r1, [pc, #140] @ 5bd2c │ │ │ │ + b 5df50 │ │ │ │ + ldr r1, [pc, #148] @ 5e100 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 21df4 │ │ │ │ + bl 21d5c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 5bbcc │ │ │ │ + beq 5df98 │ │ │ │ ldr r7, [r4, #12] │ │ │ │ - b 5bb9c │ │ │ │ - add r1, sp, #20 │ │ │ │ - ldm r1, {r1, r3, r7} │ │ │ │ + b 5df68 │ │ │ │ + mov r3, fp │ │ │ │ + ldr r1, [sp, #20] │ │ │ │ + ldr fp, [sp, #24] │ │ │ │ + ldr r7, [sp, #28] │ │ │ │ cmp sl, #0 │ │ │ │ - cmpeq r3, #360 @ 0x168 │ │ │ │ - bne 5bbd4 │ │ │ │ + cmpeq fp, #360 @ 0x168 │ │ │ │ + bne 5dfa0 │ │ │ │ cmp r1, #0 │ │ │ │ - subge r1, fp, #200 @ 0xc8 │ │ │ │ - movlt r1, fp │ │ │ │ - b 5bbd4 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq pc, lr, ip, lsl r7 @ │ │ │ │ - ldrdeq r2, [lr], -ip @ │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - andseq r7, r7, ip, lsr r8 │ │ │ │ - strhteq pc, [lr], -r0 @ │ │ │ │ - andseq r7, r7, ip, lsr r8 │ │ │ │ - eoreq r2, lr, r4, lsr #16 │ │ │ │ - andseq r7, r7, r4, lsr r7 │ │ │ │ - andseq r7, r7, ip, lsr #14 │ │ │ │ - andseq r7, r7, ip, lsl r7 │ │ │ │ - andseq r7, r7, r8, lsr #14 │ │ │ │ - andseq r7, r7, r4, lsr r7 │ │ │ │ - andseq r7, r7, r0, lsr r7 │ │ │ │ - andseq r7, r7, r0, lsr #14 │ │ │ │ - andseq fp, r6, r8, ror #30 │ │ │ │ - andseq fp, r6, r0, ror #30 │ │ │ │ - andseq fp, r6, r8, asr pc │ │ │ │ - andseq fp, r6, r0, asr pc │ │ │ │ - andseq r7, r7, r4, lsr #12 │ │ │ │ - andseq r7, r7, r8, lsr #12 │ │ │ │ + subge r1, r3, #200 @ 0xc8 │ │ │ │ + movlt r1, r3 │ │ │ │ + b 5dfa0 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eorseq sp, r0, r0, asr #6 │ │ │ │ + eorseq r0, r0, r8, lsr #10 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + andseq r7, r8, r0, asr #13 │ │ │ │ + ldrshteq sp, [r0], -r0 │ │ │ │ + andseq r7, r8, r0, asr #13 │ │ │ │ + eorseq r0, r0, r4, ror r4 │ │ │ │ + @ instruction: 0x001875b8 │ │ │ │ + @ instruction: 0x001875b0 │ │ │ │ + andseq r7, r8, r0, lsr #11 │ │ │ │ + andseq r7, r8, ip, lsr #11 │ │ │ │ + @ instruction: 0x001875b8 │ │ │ │ + @ instruction: 0x001875b4 │ │ │ │ + mulseq r8, r4, r5 │ │ │ │ + andseq fp, r7, ip, ror #27 │ │ │ │ + andseq fp, r7, r4, ror #27 │ │ │ │ + @ instruction: 0x0017bddc │ │ │ │ + @ instruction: 0x0017bdd4 │ │ │ │ + andseq r7, r8, r8, lsr #9 │ │ │ │ + andseq r7, r8, ip, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - ldr r0, [pc, #56] @ 5bd80 │ │ │ │ + ldr r0, [pc, #60] @ 5e15c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 570f4 │ │ │ │ + bl 590d4 │ │ │ │ subs r2, r0, #0 │ │ │ │ - bne 5bd5c │ │ │ │ - mvn r0, #0 │ │ │ │ - pop {r4, pc} │ │ │ │ - ldr r0, [pc, #32] @ 5bd84 │ │ │ │ + mvneq r0, #0 │ │ │ │ + beq 5e150 │ │ │ │ + ldr r1, [pc, #40] @ 5e160 │ │ │ │ mov r3, #1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [r0, #16] │ │ │ │ - ldr r0, [r0, #4] │ │ │ │ - bl 22ee0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r1, #4] │ │ │ │ + ldr r1, [r1, #16] │ │ │ │ + bl 22e3c │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ - pop {r4, pc} │ │ │ │ - @ instruction: 0x001775d4 │ │ │ │ - eoreq pc, lr, r0, lsl #7 │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + andseq r7, r8, ip, asr #8 │ │ │ │ + eorseq ip, r0, ip, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ + strd r4, [sp, #-28]! @ 0xffffffe4 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + str lr, [sp, #24] │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r8, r0 │ │ │ │ - ldr r0, [pc, #240] @ 5be94 │ │ │ │ + ldr r0, [pc, #256] @ 5e28c │ │ │ │ mov r9, r1 │ │ │ │ - ldr r1, [pc, #236] @ 5be98 │ │ │ │ + sub sp, sp, #28 │ │ │ │ + ldr r1, [pc, #248] @ 5e290 │ │ │ │ + add r3, sp, #12 │ │ │ │ + add r2, sp, #16 │ │ │ │ + ldr ip, [pc, #240] @ 5e294 │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr ip, [pc, #232] @ 5be9c │ │ │ │ ldr r1, [r0, r1] │ │ │ │ - sub sp, sp, #28 │ │ │ │ add ip, pc, ip │ │ │ │ + ldr r0, [ip, #4] │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov r1, #0 │ │ │ │ - add r3, sp, #12 │ │ │ │ ldr r1, [ip, #16] │ │ │ │ - add r2, sp, #16 │ │ │ │ - ldr r0, [ip, #4] │ │ │ │ - bl 24488 │ │ │ │ + bl 243c0 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ cmp r4, #0 │ │ │ │ - beq 5be3c │ │ │ │ + beq 5e224 │ │ │ │ ldr r6, [sp, #16] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 5be3c │ │ │ │ - ldr r7, [pc, #164] @ 5bea0 │ │ │ │ + beq 5e224 │ │ │ │ + ldr r7, [pc, #180] @ 5e298 │ │ │ │ mov r5, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ - b 5be14 │ │ │ │ + b 5e1fc │ │ │ │ add r5, r5, #1 │ │ │ │ - cmp r5, r6 │ │ │ │ add r4, r4, #28 │ │ │ │ - beq 5be3c │ │ │ │ + cmp r5, r6 │ │ │ │ + beq 5e224 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ mov r1, r7 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - bne 5be04 │ │ │ │ + bne 5e1ec │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr ip, [r4, #12] │ │ │ │ str r3, [r8] │ │ │ │ str ip, [r9] │ │ │ │ - b 5be40 │ │ │ │ + b 5e228 │ │ │ │ ldr ip, [r9] │ │ │ │ - ldr r2, [pc, #92] @ 5bea4 │ │ │ │ - ldr r3, [r8] │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #6 │ │ │ │ mov r0, #3 │ │ │ │ + ldr r2, [pc, #100] @ 5e29c │ │ │ │ + ldr r3, [r8] │ │ │ │ str ip, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 243b0 │ │ │ │ - ldr r2, [pc, #60] @ 5bea8 │ │ │ │ - ldr r3, [pc, #40] @ 5be98 │ │ │ │ + bl 242e8 │ │ │ │ + ldr r2, [pc, #76] @ 5e2a0 │ │ │ │ + ldr r3, [pc, #56] @ 5e290 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 5be90 │ │ │ │ + bne 5e288 │ │ │ │ add sp, sp, #28 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq r2, lr, r8, lsl r5 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq pc, lr, ip, lsr #6 │ │ │ │ - andseq r7, r7, r0, lsr r5 │ │ │ │ - @ instruction: 0x001774f0 │ │ │ │ - eoreq r2, lr, r4, asr r4 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + add sp, sp, #24 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eorseq r0, r0, r0, lsr r1 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq ip, r0, ip, lsr pc │ │ │ │ + mulseq r8, r8, r3 │ │ │ │ + andseq r7, r8, ip, asr #6 │ │ │ │ + eorseq r0, r0, ip, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r2, [pc, #812] @ 5c1f0 │ │ │ │ - ldr r5, [pc, #812] @ 5c1f4 │ │ │ │ - ldr r3, [pc, #812] @ 5c1f8 │ │ │ │ + ldr r2, [pc, #832] @ 5e604 │ │ │ │ + sub sp, sp, #8 │ │ │ │ + ldr r3, [pc, #828] @ 5e608 │ │ │ │ + ldr r5, [pc, #828] @ 5e60c │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r4, [pc, #824] @ 5e610 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r5, pc, r5 │ │ │ │ - sub sp, sp, #8 │ │ │ │ mov r0, r5 │ │ │ │ + add r4, pc, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 570f4 │ │ │ │ - ldr r4, [pc, #776] @ 5c1fc │ │ │ │ - add r4, pc, r4 │ │ │ │ - subs r2, r0, #0 │ │ │ │ - beq 5bf10 │ │ │ │ - ldr r3, [pc, #764] @ 5c200 │ │ │ │ + bl 590d4 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 5e310 │ │ │ │ + ldr r3, [pc, #784] @ 5e614 │ │ │ │ ldr r4, [r4, r3] │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #16777216 @ 0x1000000 │ │ │ │ - bcc 5bfd8 │ │ │ │ - ldr r3, [pc, #748] @ 5c204 │ │ │ │ + bcc 5e3e4 │ │ │ │ + ldr r3, [pc, #768] @ 5e618 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #20] │ │ │ │ - ldr r2, [pc, #736] @ 5c208 │ │ │ │ + ldr r2, [pc, #756] @ 5e61c │ │ │ │ mov r1, #6 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #720] @ 5c20c │ │ │ │ - ldr r3, [pc, #720] @ 5c210 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r2, [pc, #740] @ 5e620 │ │ │ │ + ldr r3, [pc, #740] @ 5e624 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r2, [r2, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #3 │ │ │ │ - bhi 5bf70 │ │ │ │ + bhi 5e370 │ │ │ │ ldrb r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop {0} │ │ │ │ - ldr r2, [pc, #688] @ 5c214 │ │ │ │ + ldr r2, [pc, #708] @ 5e628 │ │ │ │ mov r1, #6 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #672] @ 5c218 │ │ │ │ - mov r1, #6 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r2, [pc, #692] @ 5e62c │ │ │ │ + mov r1, #6 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #656] @ 5c21c │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r2, [pc, #676] @ 5e630 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, #24] │ │ │ │ cmp r3, #1 │ │ │ │ - beq 5c110 │ │ │ │ + beq 5e520 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 5c0c0 │ │ │ │ + beq 5e4cc │ │ │ │ cmp r3, #0 │ │ │ │ - beq 5c090 │ │ │ │ + beq 5e49c │ │ │ │ mov r0, #1 │ │ │ │ - ldr r2, [pc, #620] @ 5c220 │ │ │ │ - ldr r3, [pc, #576] @ 5c1f8 │ │ │ │ + ldr r2, [pc, #640] @ 5e634 │ │ │ │ + ldr r3, [pc, #592] @ 5e608 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 5c1ec │ │ │ │ + bne 5e600 │ │ │ │ add sp, sp, #8 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - ldr r1, [pc, #580] @ 5c224 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r1, [r1, #24] │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 5c0e4 │ │ │ │ - ldr r6, [pc, #564] @ 5c228 │ │ │ │ - cmp r1, #1 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r2, [pc, #588] @ 5e638 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r2, [r2, #24] │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 5e4f0 │ │ │ │ + ldr r6, [pc, #572] @ 5e63c │ │ │ │ + cmp r2, #1 │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [r6, #3424] @ 0xd60 │ │ │ │ - beq 5c184 │ │ │ │ - ldr r0, [pc, #548] @ 5c22c │ │ │ │ + beq 5e594 │ │ │ │ + ldr r0, [pc, #556] @ 5e640 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 570f4 │ │ │ │ - ldr r3, [pc, #540] @ 5c230 │ │ │ │ + bl 590d4 │ │ │ │ + ldr r3, [pc, #548] @ 5e644 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ cmp r3, #2 │ │ │ │ - mov r2, r0 │ │ │ │ - beq 5c134 │ │ │ │ + beq 5e544 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 5bf20 │ │ │ │ - ldr r0, [pc, #512] @ 5c234 │ │ │ │ + beq 5e320 │ │ │ │ + ldr r1, [pc, #524] @ 5e648 │ │ │ │ + mov r2, r0 │ │ │ │ mov r3, #0 │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [r0, #16] │ │ │ │ - ldr r0, [r0, #4] │ │ │ │ - bl 22ee0 │ │ │ │ - b 5bf20 │ │ │ │ - ldr r2, [pc, #488] @ 5c238 │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r1, #4] │ │ │ │ + ldr r1, [r1, #16] │ │ │ │ + bl 22e3c │ │ │ │ + b 5e320 │ │ │ │ + ldr r2, [pc, #496] @ 5e64c │ │ │ │ mov r1, #6 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 5bfa8 │ │ │ │ - ldr r2, [pc, #468] @ 5c23c │ │ │ │ - mov r1, #6 │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 5bf70 │ │ │ │ - ldr r2, [pc, #448] @ 5c240 │ │ │ │ + bl b155c │ │ │ │ + b 5e3a8 │ │ │ │ + ldr r2, [pc, #476] @ 5e650 │ │ │ │ mov r1, #6 │ │ │ │ + mov r0, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 5e370 │ │ │ │ + ldr r2, [pc, #456] @ 5e654 │ │ │ │ + mov r1, #6 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 5bf70 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 5e370 │ │ │ │ ldr r2, [r2, #20] │ │ │ │ - ldr r3, [pc, #424] @ 5c244 │ │ │ │ + ldr r3, [pc, #432] @ 5e658 │ │ │ │ cmp r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #3424] @ 0xd60 │ │ │ │ - beq 5c150 │ │ │ │ - ldr r2, [pc, #408] @ 5c248 │ │ │ │ + beq 5e560 │ │ │ │ mov r1, #6 │ │ │ │ + mov r0, #3 │ │ │ │ + ldr r2, [pc, #408] @ 5e65c │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 5e3a8 │ │ │ │ + ldr r3, [pc, #396] @ 5e660 │ │ │ │ + mov r1, #6 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 5bfa8 │ │ │ │ - ldr r3, [pc, #388] @ 5c24c │ │ │ │ - ldr r2, [pc, #388] @ 5c250 │ │ │ │ + ldr r2, [pc, #388] @ 5e664 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #3424] @ 0xd60 │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r1, #6 │ │ │ │ - mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 5bfa8 │ │ │ │ - ldr r4, [pc, #360] @ 5c254 │ │ │ │ + bl b155c │ │ │ │ + b 5e3a8 │ │ │ │ + ldr r4, [pc, #368] @ 5e668 │ │ │ │ + mov r2, r0 │ │ │ │ mov r3, sp │ │ │ │ add r4, pc, r4 │ │ │ │ - ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 2516c │ │ │ │ + ldr r1, [r4, #16] │ │ │ │ + bl 25098 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 5c168 │ │ │ │ + bne 5e578 │ │ │ │ ldr r3, [sp] │ │ │ │ str r3, [r4, #3424] @ 0xd60 │ │ │ │ - b 5c000 │ │ │ │ - ldr r3, [pc, #320] @ 5c258 │ │ │ │ - ldr r2, [pc, #320] @ 5c25c │ │ │ │ + b 5e40c │ │ │ │ + ldr r3, [pc, #324] @ 5e66c │ │ │ │ + mov r1, #6 │ │ │ │ + mov r0, #3 │ │ │ │ + ldr r2, [pc, #316] @ 5e670 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #3424] @ 0xd60 │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r1, #6 │ │ │ │ - mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 5bfa8 │ │ │ │ + bl b155c │ │ │ │ + b 5e3a8 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 5c1c8 │ │ │ │ - ldr r3, [pc, #284] @ 5c260 │ │ │ │ + bne 5e5d8 │ │ │ │ + ldr r3, [pc, #288] @ 5e674 │ │ │ │ mov r2, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #20] │ │ │ │ - b 5bf20 │ │ │ │ - ldr r2, [pc, #268] @ 5c264 │ │ │ │ + b 5e320 │ │ │ │ + ldr r2, [pc, #272] @ 5e678 │ │ │ │ mov r1, #6 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 5bfa8 │ │ │ │ - ldr r2, [pc, #248] @ 5c268 │ │ │ │ - mov r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 5e3a8 │ │ │ │ + ldr r2, [pc, #252] @ 5e67c │ │ │ │ + mov r1, #0 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r0, #0 │ │ │ │ - b 5bfac │ │ │ │ + b 5e3ac │ │ │ │ + ldr r0, [r6, #4] │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r5 │ │ │ │ - ldr r0, [r6, #4] │ │ │ │ - bl 250e8 │ │ │ │ + bl 25014 │ │ │ │ ldr r3, [r4] │ │ │ │ - ldr r1, [r6, #16] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ - bl 22ee0 │ │ │ │ + ldr r1, [r6, #16] │ │ │ │ + bl 22e3c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 5c000 │ │ │ │ - ldr r2, [pc, #180] @ 5c26c │ │ │ │ + beq 5e40c │ │ │ │ + ldr r2, [pc, #184] @ 5e680 │ │ │ │ mov r1, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 5c17c │ │ │ │ - ldr r0, [pc, #160] @ 5c270 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 5e58c │ │ │ │ + ldr r1, [pc, #164] @ 5e684 │ │ │ │ + mov r2, r0 │ │ │ │ mov r3, #1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [r0, #16] │ │ │ │ - ldr r0, [r0, #4] │ │ │ │ - bl 22ee0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r1, #4] │ │ │ │ + ldr r1, [r1, #16] │ │ │ │ + bl 22e3c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 5c13c │ │ │ │ - b 5bf20 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - strdeq r2, [lr], -r8 @ │ │ │ │ - mulseq r7, ip, r4 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - ldrdeq r2, [lr], -r0 @ │ │ │ │ - andeq r1, r0, r8, lsr #11 │ │ │ │ - eoreq r4, lr, ip, asr #17 │ │ │ │ - @ instruction: 0x001774dc │ │ │ │ - eoreq r4, lr, r8, lsr #17 │ │ │ │ - mulseq fp, r4, pc @ │ │ │ │ - andseq r7, r7, r4, ror #9 │ │ │ │ - andseq r7, r7, r4, lsl r5 │ │ │ │ - eoreq r4, lr, ip, asr r8 │ │ │ │ - eoreq r2, lr, ip, lsl #6 │ │ │ │ - eoreq r4, lr, r8, lsl #16 │ │ │ │ - strdeq pc, [lr], -r0 @ │ │ │ │ - andseq r7, r7, r8, ror #7 │ │ │ │ - ldrdeq r4, [lr], -r4 @ │ │ │ │ - strhteq pc, [lr], -r0 @ │ │ │ │ - andseq r7, r7, r4, asr #7 │ │ │ │ - @ instruction: 0x001773fc │ │ │ │ - andseq r7, r7, ip, lsr #7 │ │ │ │ - eoreq pc, lr, r8, asr #32 │ │ │ │ - andseq r7, r7, ip, lsr r4 │ │ │ │ - eoreq pc, lr, ip, lsl r0 @ │ │ │ │ - andseq r7, r7, ip, asr #7 │ │ │ │ - strdeq lr, [lr], -r8 @ │ │ │ │ - eoreq lr, lr, ip, asr #31 │ │ │ │ - andseq r7, r7, r0, lsl r4 │ │ │ │ - eoreq r4, lr, r0, lsr #13 │ │ │ │ - andseq r7, r7, r8, ror #6 │ │ │ │ - andseq r7, r7, ip, lsr #4 │ │ │ │ - andseq r7, r7, r0, asr #3 │ │ │ │ - eoreq lr, lr, r4, lsl pc │ │ │ │ + bne 5e54c │ │ │ │ + b 5e320 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eorseq r0, r0, r4 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + andseq r7, r8, r4, ror #5 │ │ │ │ + strdeq pc, [pc], -r0 @ │ │ │ │ + muleq r0, r4, r5 │ │ │ │ + eorseq r2, r0, ip, asr #9 │ │ │ │ + andseq r7, r8, r8, lsr #6 │ │ │ │ + eorseq r2, r0, r8, lsr #9 │ │ │ │ + andseq r0, ip, r4, ror #27 │ │ │ │ + andseq r7, r8, r0, lsr r3 │ │ │ │ + andseq r7, r8, r0, ror #6 │ │ │ │ + eorseq r2, r0, ip, asr r4 │ │ │ │ + eoreq pc, pc, ip, lsl pc @ │ │ │ │ + ldrshteq r2, [r0], -ip │ │ │ │ + eorseq ip, r0, r4, ror #25 │ │ │ │ + andseq r7, r8, ip, lsr #4 │ │ │ │ + eorseq r2, r0, r8, asr #7 │ │ │ │ + eorseq ip, r0, r4, lsr #25 │ │ │ │ + andseq r7, r8, r4, lsl #4 │ │ │ │ + andseq r7, r8, ip, lsr r2 │ │ │ │ + andseq r7, r8, ip, ror #3 │ │ │ │ + eorseq ip, r0, ip, lsr ip │ │ │ │ + andseq r7, r8, ip, ror r2 │ │ │ │ + eorseq ip, r0, r8, lsl #24 │ │ │ │ + andseq r7, r8, r8, lsl #4 │ │ │ │ + eorseq ip, r0, r8, ror #23 │ │ │ │ + ldrhteq ip, [r0], -r4 │ │ │ │ + andseq r7, r8, r8, asr #4 │ │ │ │ + mlaseq r0, r0, r2, r2 │ │ │ │ + andseq r7, r8, r4, lsr #3 │ │ │ │ + andseq r7, r8, r8, rrx │ │ │ │ + @ instruction: 0x00186ffc │ │ │ │ + eorseq ip, r0, r0, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r3 │ │ │ │ - ldr r3, [pc, #376] @ 5c408 │ │ │ │ - ldr r5, [pc, #376] @ 5c40c │ │ │ │ + ldr r3, [pc, #392] @ 5e83c │ │ │ │ + sub sp, sp, #20 │ │ │ │ + mov r8, r0 │ │ │ │ + mov r7, r1 │ │ │ │ + ldr r5, [pc, #380] @ 5e840 │ │ │ │ + mov r6, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [r3, #20] │ │ │ │ add r5, pc, r5 │ │ │ │ bic ip, ip, #2 │ │ │ │ cmp ip, #1 │ │ │ │ - sub sp, sp, #20 │ │ │ │ - mov r8, r0 │ │ │ │ - mov r7, r1 │ │ │ │ - mov r6, r2 │ │ │ │ - beq 5c2e8 │ │ │ │ - ldr r3, [pc, #336] @ 5c410 │ │ │ │ + beq 5e720 │ │ │ │ + ldr r3, [pc, #352] @ 5e844 │ │ │ │ ldr r9, [r5, r3] │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, r6 │ │ │ │ - bgt 5c394 │ │ │ │ - ldr r3, [pc, #320] @ 5c414 │ │ │ │ + bgt 5e7c8 │ │ │ │ + ldr r3, [pc, #336] @ 5e848 │ │ │ │ ldr r5, [r5, r3] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, r4 │ │ │ │ - bgt 5c324 │ │ │ │ + bgt 5e75c │ │ │ │ add sp, sp, #20 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r9, [pc, #296] @ 5c418 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r9, [pc, #292] @ 5e84c │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r2, [r9, #3424] @ 0xd60 │ │ │ │ - ldr r1, [r9, #240] @ 0xf0 │ │ │ │ ldr r0, [r9, #4] │ │ │ │ - bl 237f8 │ │ │ │ - str r4, [sp, #8] │ │ │ │ - str r6, [sp, #4] │ │ │ │ - str r7, [sp] │ │ │ │ + ldr r1, [r9, #240] @ 0xf0 │ │ │ │ + ldr r2, [r9, #3424] @ 0xd60 │ │ │ │ + bl 23730 │ │ │ │ mov r3, r8 │ │ │ │ - ldr r2, [r9, #240] @ 0xf0 │ │ │ │ - ldr r1, [r9, #164] @ 0xa4 │ │ │ │ + str r7, [sp] │ │ │ │ + str r6, [sp, #4] │ │ │ │ + str r4, [sp, #8] │ │ │ │ ldr r0, [r9, #4] │ │ │ │ - bl 23150 │ │ │ │ - b 5c2b8 │ │ │ │ - ldr r6, [pc, #240] @ 5c41c │ │ │ │ + ldr r1, [r9, #164] @ 0xa4 │ │ │ │ + ldr r2, [r9, #240] @ 0xf0 │ │ │ │ + bl 230a0 │ │ │ │ + b 5e6dc │ │ │ │ + ldr r6, [pc, #236] @ 5e850 │ │ │ │ + mov r2, #0 │ │ │ │ mov r8, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ - ldr r1, [r6, #240] @ 0xf0 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ - mov r2, #0 │ │ │ │ - bl 237f8 │ │ │ │ + ldr r1, [r6, #240] @ 0xf0 │ │ │ │ + bl 23730 │ │ │ │ str r7, [sp, #8] │ │ │ │ - str r8, [sp] │ │ │ │ - ldr ip, [r9] │ │ │ │ - ldr r2, [r6, #240] @ 0xf0 │ │ │ │ - ldr r1, [r6, #164] @ 0xa4 │ │ │ │ - ldr r0, [r6, #4] │ │ │ │ + ldr r3, [r9] │ │ │ │ + str r3, [sp, #4] │ │ │ │ mov r3, r8 │ │ │ │ - str ip, [sp, #4] │ │ │ │ - bl 23150 │ │ │ │ + ldr r0, [r6, #4] │ │ │ │ + ldr r1, [r6, #164] @ 0xa4 │ │ │ │ + ldr r2, [r6, #240] @ 0xf0 │ │ │ │ + str r8, [sp] │ │ │ │ + bl 230a0 │ │ │ │ ldr r3, [r5] │ │ │ │ + add r1, r4, r7 │ │ │ │ str r3, [sp, #8] │ │ │ │ + mov r3, r8 │ │ │ │ ldr r2, [r9] │ │ │ │ - add r1, r4, r7 │ │ │ │ stm sp, {r1, r2} │ │ │ │ - mov r3, r8 │ │ │ │ - ldr r2, [r6, #240] @ 0xf0 │ │ │ │ - ldr r1, [r6, #164] @ 0xa4 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ - bl 23150 │ │ │ │ - add sp, sp, #20 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr sl, [pc, #132] @ 5c420 │ │ │ │ + ldr r1, [r6, #164] @ 0xa4 │ │ │ │ + ldr r2, [r6, #240] @ 0xf0 │ │ │ │ + bl 230a0 │ │ │ │ + b 5e704 │ │ │ │ + ldr sl, [pc, #132] @ 5e854 │ │ │ │ mov r2, #0 │ │ │ │ + mov fp, #0 │ │ │ │ add sl, pc, sl │ │ │ │ + ldr r0, [sl, #4] │ │ │ │ ldr r1, [sl, #240] @ 0xf0 │ │ │ │ + bl 23730 │ │ │ │ + ldr r3, [pc, #92] @ 5e848 │ │ │ │ ldr r0, [sl, #4] │ │ │ │ - bl 237f8 │ │ │ │ - ldr r3, [pc, #96] @ 5c414 │ │ │ │ - mov fp, #0 │ │ │ │ ldr r5, [r5, r3] │ │ │ │ - ldr r2, [sl, #240] @ 0xf0 │ │ │ │ ldr r3, [r5] │ │ │ │ - ldr r1, [sl, #164] @ 0xa4 │ │ │ │ - ldr r0, [sl, #4] │ │ │ │ - str r3, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ + str r3, [sp, #8] │ │ │ │ mov r3, fp │ │ │ │ - str fp, [sp] │ │ │ │ - bl 23150 │ │ │ │ - ldr ip, [r5] │ │ │ │ - ldr r2, [sl, #240] @ 0xf0 │ │ │ │ ldr r1, [sl, #164] @ 0xa4 │ │ │ │ - ldr r0, [sl, #4] │ │ │ │ - str ip, [sp, #8] │ │ │ │ + ldr r2, [sl, #240] @ 0xf0 │ │ │ │ str fp, [sp] │ │ │ │ - ldr ip, [r9] │ │ │ │ + bl 230a0 │ │ │ │ + ldr r2, [r5] │ │ │ │ add r3, r6, r8 │ │ │ │ - str ip, [sp, #4] │ │ │ │ - bl 23150 │ │ │ │ - b 5c2d4 │ │ │ │ - eoreq r4, lr, r4, asr r5 │ │ │ │ - eoreq r2, lr, r8, lsr #32 │ │ │ │ - andeq r1, r0, r4, lsl #22 │ │ │ │ - andeq r1, r0, r4, ror #19 │ │ │ │ - strdeq lr, [lr], -r8 @ │ │ │ │ - strhteq lr, [lr], -r8 │ │ │ │ - eoreq lr, lr, r8, asr #26 │ │ │ │ + str fp, [sp] │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r2, [r9] │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr r0, [sl, #4] │ │ │ │ + ldr r1, [sl, #164] @ 0xa4 │ │ │ │ + ldr r2, [sl, #240] @ 0xf0 │ │ │ │ + bl 230a0 │ │ │ │ + b 5e6f8 │ │ │ │ + eorseq r2, r0, r0, lsr #2 │ │ │ │ + eoreq pc, pc, r4, lsl #24 │ │ │ │ + strdeq r1, [r0], -r0 │ │ │ │ + ldrdeq r1, [r0], -r0 │ │ │ │ + eorseq ip, r0, r0, asr #19 │ │ │ │ + eorseq ip, r0, ip, ror r9 │ │ │ │ + eorseq ip, r0, r0, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - ldr r1, [pc, #76] @ 5c488 │ │ │ │ + ldr r1, [pc, #92] @ 5e8d0 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b27d0 │ │ │ │ + bl b8c84 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 5c454 │ │ │ │ + bne 5e894 │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ mov r0, #1 │ │ │ │ - pop {r4, pc} │ │ │ │ - ldr r1, [pc, #48] @ 5c48c │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r1, [pc, #56] @ 5e8d4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b27d0 │ │ │ │ + bl b8c84 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 5c44c │ │ │ │ - ldr r1, [pc, #28] @ 5c490 │ │ │ │ + beq 5e884 │ │ │ │ + ldr r1, [pc, #36] @ 5e8d8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b27d0 │ │ │ │ + bl b8c84 │ │ │ │ + ldr r4, [sp] │ │ │ │ clz r0, r0 │ │ │ │ + add sp, sp, #4 │ │ │ │ lsr r0, r0, #5 │ │ │ │ - pop {r4, pc} │ │ │ │ - andseq sl, r9, r0, lsr fp │ │ │ │ - andseq lr, r6, r0, ror #26 │ │ │ │ - andseq r7, r7, ip, lsl #2 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + andseq sl, sl, r8, asr #18 │ │ │ │ + andseq lr, r7, r0, ror fp │ │ │ │ + andseq r6, r8, ip, lsl pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - ldr r1, [pc, #76] @ 5c4f8 │ │ │ │ + ldr r1, [pc, #92] @ 5e954 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b27d0 │ │ │ │ + bl b8c84 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 5c4c4 │ │ │ │ + bne 5e918 │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ mov r0, #1 │ │ │ │ - pop {r4, pc} │ │ │ │ - ldr r1, [pc, #48] @ 5c4fc │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r1, [pc, #56] @ 5e958 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b27d0 │ │ │ │ + bl b8c84 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 5c4bc │ │ │ │ - ldr r1, [pc, #28] @ 5c500 │ │ │ │ + beq 5e908 │ │ │ │ + ldr r1, [pc, #36] @ 5e95c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b27d0 │ │ │ │ + bl b8c84 │ │ │ │ + ldr r4, [sp] │ │ │ │ clz r0, r0 │ │ │ │ + add sp, sp, #4 │ │ │ │ lsr r0, r0, #5 │ │ │ │ - pop {r4, pc} │ │ │ │ - andseq r0, r8, r0, lsl #16 │ │ │ │ - ldrheq r7, [r7], -r8 │ │ │ │ - andseq sp, r6, r8, asr r8 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + andseq r0, r9, r4, lsl #12 │ │ │ │ + @ instruction: 0x00186eb4 │ │ │ │ + andseq sp, r7, r4, asr r6 │ │ │ │ cmp r1, #0 │ │ │ │ - beq 5c548 │ │ │ │ + beq 5e9a4 │ │ │ │ ldrb r3, [r1] │ │ │ │ cmp r3, #117 @ 0x75 │ │ │ │ - beq 5c5b4 │ │ │ │ + beq 5ea2c │ │ │ │ cmp r3, #115 @ 0x73 │ │ │ │ - bne 5c548 │ │ │ │ + bne 5e9a4 │ │ │ │ ldrb r3, [r1, #1] │ │ │ │ cmp r3, #101 @ 0x65 │ │ │ │ - bne 5c548 │ │ │ │ + bne 5e9a4 │ │ │ │ ldrb r3, [r1, #2] │ │ │ │ cmp r3, #116 @ 0x74 │ │ │ │ - bne 5c548 │ │ │ │ - ldr r3, [pc, #224] @ 5c620 │ │ │ │ + bne 5e9a4 │ │ │ │ + ldr r3, [pc, #236] @ 5ea88 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bxeq lr │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #98 @ 0x62 │ │ │ │ - bne 5c57c │ │ │ │ + bne 5e9d8 │ │ │ │ ldrb r3, [r0, #1] │ │ │ │ cmp r3, #103 @ 0x67 │ │ │ │ - bne 5c57c │ │ │ │ - ldr r3, [pc, #180] @ 5c624 │ │ │ │ + bne 5e9d8 │ │ │ │ + ldr r3, [pc, #192] @ 5ea8c │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #20] │ │ │ │ bx lr │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #109 @ 0x6d │ │ │ │ - bne 5c5e4 │ │ │ │ - ldrb r3, [r0, #1] │ │ │ │ - cmp r3, #97 @ 0x61 │ │ │ │ - bne 5c5e4 │ │ │ │ - ldrb r3, [r0, #2] │ │ │ │ - cmp r3, #110 @ 0x6e │ │ │ │ - bne 5c5e4 │ │ │ │ - ldr r3, [pc, #128] @ 5c628 │ │ │ │ - mov r2, #3 │ │ │ │ + beq 5ea5c │ │ │ │ + mov ip, #4096 @ 0x1000 │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ + sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ + str r0, [ip, #4088] @ 0xff8 │ │ │ │ + ldr r1, [pc, #144] @ 5ea90 │ │ │ │ + mov r2, #4 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 248dc │ │ │ │ + cmp r0, #0 │ │ │ │ + bne 5ea20 │ │ │ │ + ldr r3, [pc, #124] @ 5ea94 │ │ │ │ + mov r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #20] │ │ │ │ - bx lr │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldrb r2, [r1, #1] │ │ │ │ cmp r2, #115 @ 0x73 │ │ │ │ - bne 5c518 │ │ │ │ + bne 5e974 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ subs r2, r2, #101 @ 0x65 │ │ │ │ - bne 5c518 │ │ │ │ - ldr r3, [pc, #88] @ 5c62c │ │ │ │ + bne 5e974 │ │ │ │ + ldr r3, [pc, #76] @ 5ea98 │ │ │ │ cmp r0, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #24] │ │ │ │ - bne 5c550 │ │ │ │ + bne 5e9ac │ │ │ │ bx lr │ │ │ │ - mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ - sub ip, sp, ip │ │ │ │ - str r0, [ip, #4088] @ 0xff8 │ │ │ │ - ldr r1, [pc, #52] @ 5c630 │ │ │ │ - mov r2, #4 │ │ │ │ - add r1, pc, r1 │ │ │ │ - bl 249b0 │ │ │ │ - cmp r0, #0 │ │ │ │ - popne {r4, pc} │ │ │ │ - ldr r3, [pc, #32] @ 5c634 │ │ │ │ - mov r2, #2 │ │ │ │ + ldrb r3, [r0, #1] │ │ │ │ + cmp r3, #97 @ 0x61 │ │ │ │ + bne 5e9e4 │ │ │ │ + ldrb r3, [r0, #2] │ │ │ │ + cmp r3, #110 @ 0x6e │ │ │ │ + bne 5e9e4 │ │ │ │ + ldr r3, [pc, #32] @ 5ea9c │ │ │ │ + mov r2, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #20] │ │ │ │ - pop {r4, pc} │ │ │ │ - eoreq r4, lr, r4, lsr #5 │ │ │ │ - eoreq r4, lr, r4, ror r2 │ │ │ │ - eoreq r4, lr, ip, lsr r2 │ │ │ │ - eoreq r4, lr, r0, lsl r2 │ │ │ │ - andseq sp, r6, r0, asr #14 │ │ │ │ - ldrdeq r4, [lr], -r0 @ │ │ │ │ + bx lr │ │ │ │ + eorseq r1, r0, r8, asr #28 │ │ │ │ + eorseq r1, r0, r8, lsl lr │ │ │ │ + andseq sp, r7, ip, lsl #11 │ │ │ │ + eorseq r1, r0, ip, asr #27 │ │ │ │ + mlaseq r0, r8, sp, r1 │ │ │ │ + eorseq r1, r0, r8, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + strd r4, [sp, #-32]! @ 0xffffffe0 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + str sl, [sp, #24] │ │ │ │ + str lr, [sp, #28] │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ cmn r0, #1 │ │ │ │ movne r3, #1 │ │ │ │ - bne 5c66c │ │ │ │ - ldr r3, [pc, #412] @ 5c7f8 │ │ │ │ + bne 5eae4 │ │ │ │ + ldr r3, [pc, #432] @ 5ec84 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ adds r3, r3, #1 │ │ │ │ and r3, r3, #1 │ │ │ │ rsbmi r3, r3, #0 │ │ │ │ - ldr r9, [pc, #392] @ 5c7fc │ │ │ │ - ldr r2, [pc, #392] @ 5c800 │ │ │ │ + ldr r9, [pc, #412] @ 5ec88 │ │ │ │ + ldr r2, [pc, #412] @ 5ec8c │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r1, [r9] │ │ │ │ add r2, pc, r2 │ │ │ │ - cmp r1, #0 │ │ │ │ str r3, [r2] │ │ │ │ - pople {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldr r8, [pc, #368] @ 5c804 │ │ │ │ - ldr r7, [pc, #368] @ 5c808 │ │ │ │ + cmp r1, #0 │ │ │ │ + ble 5ebc4 │ │ │ │ + ldr r8, [pc, #388] @ 5ec90 │ │ │ │ + mov r5, #0 │ │ │ │ + ldr r7, [pc, #384] @ 5ec94 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r5, #0 │ │ │ │ ldr r3, [r9, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - ble 5c734 │ │ │ │ - ldr r6, [pc, #344] @ 5c80c │ │ │ │ + ble 5ebac │ │ │ │ + ldr r6, [pc, #364] @ 5ec98 │ │ │ │ mov r4, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ - mla r3, r5, r3, r4 │ │ │ │ ldr r2, [r8, #4] │ │ │ │ + mla r3, r5, r3, r4 │ │ │ │ movw r0, #3553 @ 0xde1 │ │ │ │ add r3, r2, r3, lsl #5 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ - bl 23630 │ │ │ │ + bl 23574 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #3 │ │ │ │ - bhi 5c71c │ │ │ │ + bhi 5eb94 │ │ │ │ ldrb r3, [r6, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop {0} │ │ │ │ movw r2, #9987 @ 0x2703 │ │ │ │ movw r1, #10241 @ 0x2801 │ │ │ │ movw r0, #3553 @ 0xde1 │ │ │ │ - bl 240f8 │ │ │ │ + bl 24030 │ │ │ │ movw r2, #9987 @ 0x2703 │ │ │ │ mov r1, #10240 @ 0x2800 │ │ │ │ movw r0, #3553 @ 0xde1 │ │ │ │ - bl 240f8 │ │ │ │ - ldr r2, [pc, #256] @ 5c810 │ │ │ │ + bl 24030 │ │ │ │ + ldr r2, [pc, #276] @ 5ec9c │ │ │ │ mov r1, #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r3, [pc, #240] @ 5c814 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r3, [pc, #260] @ 5eca0 │ │ │ │ add r4, r4, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, r4 │ │ │ │ - bgt 5c6b8 │ │ │ │ - ldr r3, [pc, #220] @ 5c818 │ │ │ │ + bgt 5eb30 │ │ │ │ + ldr r3, [pc, #240] @ 5eca4 │ │ │ │ add r5, r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ - bgt 5c6a0 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - movw r2, #9729 @ 0x2601 │ │ │ │ + bgt 5eb18 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldr sl, [sp, #24] │ │ │ │ + add sp, sp, #28 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + mov r2, #9728 @ 0x2600 │ │ │ │ movw r1, #10241 @ 0x2801 │ │ │ │ movw r0, #3553 @ 0xde1 │ │ │ │ - bl 240f8 │ │ │ │ - movw r2, #9729 @ 0x2601 │ │ │ │ + bl 24030 │ │ │ │ + mov r2, #9728 @ 0x2600 │ │ │ │ mov r1, #10240 @ 0x2800 │ │ │ │ movw r0, #3553 @ 0xde1 │ │ │ │ - bl 240f8 │ │ │ │ - ldr r2, [pc, #164] @ 5c81c │ │ │ │ + bl 24030 │ │ │ │ + ldr r2, [pc, #164] @ 5eca8 │ │ │ │ mov r1, #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 5c71c │ │ │ │ - mov r2, #9728 @ 0x2600 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 5eb94 │ │ │ │ + movw r2, #9985 @ 0x2701 │ │ │ │ movw r1, #10241 @ 0x2801 │ │ │ │ movw r0, #3553 @ 0xde1 │ │ │ │ - bl 240f8 │ │ │ │ - mov r2, #9728 @ 0x2600 │ │ │ │ + bl 24030 │ │ │ │ + movw r2, #9985 @ 0x2701 │ │ │ │ mov r1, #10240 @ 0x2800 │ │ │ │ movw r0, #3553 @ 0xde1 │ │ │ │ - bl 240f8 │ │ │ │ - ldr r2, [pc, #112] @ 5c820 │ │ │ │ + bl 24030 │ │ │ │ + ldr r2, [pc, #112] @ 5ecac │ │ │ │ mov r1, #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 5c71c │ │ │ │ - movw r2, #9985 @ 0x2701 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 5eb94 │ │ │ │ + movw r2, #9729 @ 0x2601 │ │ │ │ movw r1, #10241 @ 0x2801 │ │ │ │ movw r0, #3553 @ 0xde1 │ │ │ │ - bl 240f8 │ │ │ │ - movw r2, #9985 @ 0x2701 │ │ │ │ + bl 24030 │ │ │ │ + movw r2, #9729 @ 0x2601 │ │ │ │ mov r1, #10240 @ 0x2800 │ │ │ │ movw r0, #3553 @ 0xde1 │ │ │ │ - bl 240f8 │ │ │ │ - ldr r2, [pc, #60] @ 5c824 │ │ │ │ + bl 24030 │ │ │ │ + ldr r2, [pc, #60] @ 5ecb0 │ │ │ │ mov r1, #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 5c71c │ │ │ │ - eoreq r4, lr, r8, lsr #3 │ │ │ │ - ldrdeq pc, [lr], -r4 @ │ │ │ │ - eoreq r4, lr, r4, lsl #3 │ │ │ │ - strhteq pc, [lr], -r4 @ │ │ │ │ - eoreq r4, lr, r8, ror #2 │ │ │ │ - andseq r0, fp, r8, asr #20 │ │ │ │ - @ instruction: 0x00176ed4 │ │ │ │ - eoreq pc, lr, r4, lsr #14 │ │ │ │ - eoreq pc, lr, ip, lsl #14 │ │ │ │ - andseq r6, r7, ip, lsr #28 │ │ │ │ - @ instruction: 0x00176dd8 │ │ │ │ - @ instruction: 0x00176dd8 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 5eb94 │ │ │ │ + eorseq r1, r0, r0, lsr sp │ │ │ │ + eorseq sp, r0, ip, asr r3 │ │ │ │ + eorseq r1, r0, ip, lsl #26 │ │ │ │ + eorseq sp, r0, r8, lsr r3 │ │ │ │ + eorseq r1, r0, ip, ror #25 │ │ │ │ + andseq r0, ip, r0, lsr #16 │ │ │ │ + andseq r6, r8, r8, lsr #25 │ │ │ │ + eorseq sp, r0, ip, lsr #5 │ │ │ │ + mlaseq r0, r4, r2, sp │ │ │ │ + @ instruction: 0x00186bd0 │ │ │ │ + @ instruction: 0x00186bd0 │ │ │ │ + andseq r6, r8, ip, ror fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ - ldr lr, [pc, #436] @ 5c9f4 │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ - mov ip, r1 │ │ │ │ - str ip, [sp] │ │ │ │ - ldr ip, [pc, #424] @ 5c9f8 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, #420] @ 5c9fc │ │ │ │ + ldr ip, [pc, #432] @ 5ee84 │ │ │ │ + mov r3, r0 │ │ │ │ + ldr r2, [pc, #428] @ 5ee88 │ │ │ │ str r0, [sp, #12] │ │ │ │ + ldr r0, [pc, #424] @ 5ee8c │ │ │ │ + add ip, pc, ip │ │ │ │ + str r1, [sp] │ │ │ │ str r1, [sp, #8] │ │ │ │ - ldr ip, [lr, ip] │ │ │ │ - mov r3, r0 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #6 │ │ │ │ - ldr r4, [pc, #396] @ 5ca00 │ │ │ │ - mov r0, #3 │ │ │ │ - ldr ip, [ip] │ │ │ │ - str ip, [sp, #36] @ 0x24 │ │ │ │ - mov ip, #0 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #376] @ 5ca04 │ │ │ │ - ldr r3, [pc, #376] @ 5ca08 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r4, [pc, #404] @ 5ee90 │ │ │ │ + ldr r0, [ip, r0] │ │ │ │ add r4, pc, r4 │ │ │ │ + ldr r0, [r0] │ │ │ │ + str r0, [sp, #36] @ 0x24 │ │ │ │ + mov r0, #0 │ │ │ │ + mov r0, #3 │ │ │ │ + bl b155c │ │ │ │ + ldr r2, [pc, #376] @ 5ee94 │ │ │ │ + ldr r3, [pc, #376] @ 5ee98 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r2] │ │ │ │ ldr r3, [r3] │ │ │ │ orrs r1, r1, r3 │ │ │ │ - bne 5c92c │ │ │ │ - ldr r3, [pc, #348] @ 5ca0c │ │ │ │ - ldr r2, [sp, #12] │ │ │ │ - ldr r0, [r4, r3] │ │ │ │ + bne 5edb4 │ │ │ │ + ldr r0, [pc, #352] @ 5ee9c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ + ldr r2, [sp, #12] │ │ │ │ + ldr r0, [r4, r0] │ │ │ │ ldr r0, [r0, #4] │ │ │ │ cmp r0, #0 │ │ │ │ - blt 5c9e4 │ │ │ │ - ldr r0, [pc, #324] @ 5ca10 │ │ │ │ + blt 5ee74 │ │ │ │ + ldr r0, [pc, #328] @ 5eea0 │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ strd r2, [sp, #28] │ │ │ │ - ldr r2, [r4, r0] │ │ │ │ - ldr r3, [pc, #308] @ 5ca14 │ │ │ │ - ldr r2, [r2] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - ldr r2, [r4, r3] │ │ │ │ - add r1, sp, #24 │ │ │ │ - ldr ip, [r2] │ │ │ │ add r3, sp, #32 │ │ │ │ add r2, sp, #28 │ │ │ │ + ldr r1, [pc, #308] @ 5eea4 │ │ │ │ + ldr r0, [r4, r0] │ │ │ │ + ldr r0, [r0] │ │ │ │ + str r0, [sp, #4] │ │ │ │ add r0, sp, #20 │ │ │ │ + ldr ip, [r4, r1] │ │ │ │ + add r1, sp, #24 │ │ │ │ + ldr ip, [ip] │ │ │ │ str ip, [sp] │ │ │ │ - bl 3ef20 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ + bl 3fe88 │ │ │ │ + add r0, sp, #24 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ - ldr r2, [sp, #24] │ │ │ │ + ldm r0, {r0, r2, r3} │ │ │ │ sub r1, r1, r3 │ │ │ │ - sub r1, r1, r2 │ │ │ │ + sub r1, r1, r0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ str r1, [sp, #24] │ │ │ │ - bl 23bf4 │ │ │ │ - b 5c9ac │ │ │ │ + bl 23b2c │ │ │ │ + b 5ee34 │ │ │ │ mov r0, #16384 @ 0x4000 │ │ │ │ - bl 21d10 │ │ │ │ + bl 21c78 │ │ │ │ mov r2, #2 │ │ │ │ add r1, sp, #8 │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 3ec4c │ │ │ │ - bl 3ef14 │ │ │ │ - ldr r2, [pc, #200] @ 5ca18 │ │ │ │ - ldr r3, [pc, #200] @ 5ca1c │ │ │ │ - ldr ip, [r4, r2] │ │ │ │ + bl 3fb84 │ │ │ │ + bl 3fe80 │ │ │ │ + ldr r0, [pc, #208] @ 5eea8 │ │ │ │ + ldr r1, [pc, #208] @ 5eeac │ │ │ │ ldr r2, [sp, #12] │ │ │ │ - ldr ip, [ip] │ │ │ │ - ldr r0, [pc, #172] @ 5ca10 │ │ │ │ - add r2, r2, ip │ │ │ │ - str r2, [sp, #12] │ │ │ │ - ldr r3, [r4, r3] │ │ │ │ - ldr r1, [pc, #160] @ 5ca14 │ │ │ │ - ldr ip, [r3] │ │ │ │ + ldr r0, [r4, r0] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ - add r3, r3, ip │ │ │ │ + ldr r0, [r0] │ │ │ │ + add r2, r2, r0 │ │ │ │ + ldr r0, [pc, #172] @ 5eea0 │ │ │ │ + str r2, [sp, #12] │ │ │ │ + ldr r1, [r4, r1] │ │ │ │ + ldr r1, [r1] │ │ │ │ + add r3, r3, r1 │ │ │ │ + ldr r1, [pc, #156] @ 5eea4 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr ip, [r4, r0] │ │ │ │ ldr r0, [r4, r1] │ │ │ │ ldr r1, [ip] │ │ │ │ ldr r0, [r0] │ │ │ │ sub r1, r1, r3 │ │ │ │ - sub r0, r0, r2 │ │ │ │ add r1, r1, r1, lsr #31 │ │ │ │ + sub r0, r0, r2 │ │ │ │ add r0, r0, r0, lsr #31 │ │ │ │ asr r1, r1, #1 │ │ │ │ asr r0, r0, #1 │ │ │ │ - bl 23bf4 │ │ │ │ - ldr r0, [pc, #108] @ 5ca20 │ │ │ │ + bl 23b2c │ │ │ │ + ldr r0, [pc, #116] @ 5eeb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 2552c │ │ │ │ - ldr r2, [pc, #100] @ 5ca24 │ │ │ │ - ldr r3, [pc, #52] @ 5c9f8 │ │ │ │ + bl 25458 │ │ │ │ + ldr r2, [pc, #108] @ 5eeb4 │ │ │ │ + ldr r3, [pc, #64] @ 5ee8c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 5c9f0 │ │ │ │ + bne 5ee80 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ - pop {r4, pc} │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov r0, r1 │ │ │ │ - bl 23bf4 │ │ │ │ - b 5c9ac │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq r1, lr, r4, ror sl │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - andseq r6, r7, r4, lsr #27 │ │ │ │ - eoreq r1, lr, r4, lsr sl │ │ │ │ - andeq r1, r0, r4, lsl sp │ │ │ │ - muleq r0, r4, r8 │ │ │ │ - @ instruction: 0x000018bc │ │ │ │ - andeq r1, r0, r4, ror #19 │ │ │ │ - andeq r1, r0, r4, lsl #22 │ │ │ │ - andeq r1, r0, ip, lsr #15 │ │ │ │ - strdeq r1, [r0], -ip │ │ │ │ - andseq r0, fp, r0, ror r7 │ │ │ │ - eoreq r1, lr, r0, lsl #18 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + bl 23b2c │ │ │ │ + b 5ee34 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + strdeq pc, [pc], -r0 @ │ │ │ │ + andseq r6, r8, r8, ror #22 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + ldrdeq pc, [pc], -r4 @ │ │ │ │ + andeq r1, r0, r0, lsl #26 │ │ │ │ + andeq r1, r0, r0, lsl #17 │ │ │ │ + andeq r1, r0, r8, lsr #17 │ │ │ │ + ldrdeq r1, [r0], -r0 │ │ │ │ + strdeq r1, [r0], -r0 │ │ │ │ + muleq r0, r8, r7 │ │ │ │ + andeq r1, r0, r8, ror #11 │ │ │ │ + andseq r0, ip, r8, lsr r5 │ │ │ │ + eoreq pc, pc, r8, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ vpush {d8} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ - ldr r4, [pc, #584] @ 5cc8c │ │ │ │ + ldr r4, [pc, #604] @ 5f140 │ │ │ │ vmov.f32 s3, #112 @ 0x3f800000 1.0 │ │ │ │ - add r4, pc, r4 │ │ │ │ + sub sp, sp, #36 @ 0x24 │ │ │ │ + ldr r9, [pc, #596] @ 5f144 │ │ │ │ vmov.f32 s2, s3 │ │ │ │ vmov.f32 s1, s3 │ │ │ │ + add r4, pc, r4 │ │ │ │ vmov.f32 s0, s3 │ │ │ │ - sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r8, [r4, #4] │ │ │ │ - bl 254b4 │ │ │ │ + bl 253e0 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ - ldr r9, [pc, #548] @ 5cc90 │ │ │ │ - cmp r3, #0 │ │ │ │ add r9, pc, r9 │ │ │ │ - bne 5cc6c │ │ │ │ - ldr r3, [r4] │ │ │ │ - cmp r3, #0 │ │ │ │ - ble 5cc50 │ │ │ │ - vldr s16, [pc, #512] @ 5cc88 │ │ │ │ - ldr r5, [pc, #520] @ 5cc94 │ │ │ │ - mov fp, #0 │ │ │ │ - add r5, pc, r5 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, fp │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - bne 5cab4 │ │ │ │ - mov r1, sl │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - blx 1c64ec │ │ │ │ - cmp r1, #0 │ │ │ │ - movne sl, r1 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - ble 5cc18 │ │ │ │ - ldr r7, [pc, #464] @ 5cc98 │ │ │ │ + bne 5f120 │ │ │ │ + ldr r2, [r4] │ │ │ │ + cmp r2, #0 │ │ │ │ + ble 5f0f0 │ │ │ │ + ldr r3, [pc, #544] @ 5f148 │ │ │ │ + mov sl, #0 │ │ │ │ + vldr s16, [pc, #524] @ 5f13c │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr fp, [r3, #20] │ │ │ │ + cmp r2, sl │ │ │ │ + bne 5ef54 │ │ │ │ + ldr r2, [r3, #24] │ │ │ │ + udiv r1, r2, fp │ │ │ │ + mls r2, fp, r1, r2 │ │ │ │ + cmp r2, #0 │ │ │ │ + movne fp, r2 │ │ │ │ + ldr r2, [r3, #8] │ │ │ │ + cmp r2, #0 │ │ │ │ + ble 5f0b8 │ │ │ │ + ldr r7, [pc, #484] @ 5f14c │ │ │ │ add r4, r8, #32 │ │ │ │ + mov r5, #0 │ │ │ │ + str sl, [sp, #24] │ │ │ │ + str r3, [sp, #28] │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #0 │ │ │ │ - str fp, [sp, #24] │ │ │ │ - str r5, [sp, #28] │ │ │ │ - b 5cb3c │ │ │ │ - ldr fp, [pc, #440] @ 5cc9c │ │ │ │ + b 5efdc │ │ │ │ + ldr r6, [pc, #460] @ 5f150 │ │ │ │ mov r2, #0 │ │ │ │ - add fp, pc, fp │ │ │ │ - vldr s15, [fp, #20] │ │ │ │ - vldr s3, [r4, #-4] │ │ │ │ - vldr s2, [r4, #-8] │ │ │ │ - vcvt.f32.u32 s7, s15 │ │ │ │ - vldr s15, [fp, #28] │ │ │ │ - vldr s1, [r4, #-12] │ │ │ │ - vldr s0, [r4, #-16] │ │ │ │ - ldr r3, [fp, #12] │ │ │ │ - ldr r1, [fp, #20] │ │ │ │ - vcvt.f32.u32 s6, s15 │ │ │ │ vmov.f32 s5, s16 │ │ │ │ - vldr s4, [pc, #364] @ 5cc88 │ │ │ │ - vmov r0, s15 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - str r2, [sp] │ │ │ │ - bl 5098c │ │ │ │ - ldr r3, [fp, #8] │ │ │ │ - add r6, r6, #1 │ │ │ │ - cmp r3, r6 │ │ │ │ + add r5, r5, #1 │ │ │ │ add r4, r4, #32 │ │ │ │ - ble 5cc10 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, r6 │ │ │ │ - ldr fp, [r7, #28] │ │ │ │ - bne 5cb60 │ │ │ │ - mov r1, fp │ │ │ │ - ldr r0, [r7, #32] │ │ │ │ - blx 1c64ec │ │ │ │ - cmp r1, #0 │ │ │ │ - movne fp, r1 │ │ │ │ + vldr s0, [r4, #-48] @ 0xffffffd0 │ │ │ │ + vldr s1, [r4, #-44] @ 0xffffffd4 │ │ │ │ + add r6, pc, r6 │ │ │ │ + vldr s2, [r4, #-40] @ 0xffffffd8 │ │ │ │ + vldr s3, [r4, #-36] @ 0xffffffdc │ │ │ │ + str r2, [sp] │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr r3, [r6, #12] │ │ │ │ + vldr s15, [r6, #20] │ │ │ │ + ldr r1, [r6, #20] │ │ │ │ + vldr s4, [pc, #380] @ 5f13c │ │ │ │ + vcvt.f32.u32 s7, s15 │ │ │ │ + vldr s15, [r6, #28] │ │ │ │ + vmov r0, s15 │ │ │ │ + vcvt.f32.u32 s6, s15 │ │ │ │ + bl 5250c │ │ │ │ + ldr r2, [r6, #8] │ │ │ │ + cmp r2, r5 │ │ │ │ + ble 5f0b0 │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r6, [r7, #28] │ │ │ │ movw r0, #3553 @ 0xde1 │ │ │ │ + cmp r2, r5 │ │ │ │ + mov r8, r4 │ │ │ │ + bne 5f008 │ │ │ │ + ldr r3, [r7, #32] │ │ │ │ + udiv r2, r3, r6 │ │ │ │ + mls r3, r6, r2, r3 │ │ │ │ + cmp r3, #0 │ │ │ │ + movne r6, r3 │ │ │ │ ldr r1, [r4, #-28] @ 0xffffffe4 │ │ │ │ - bl 23630 │ │ │ │ + bl 23574 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ - ldr r2, [pc, #296] @ 5cca0 │ │ │ │ - cmp r3, #0 │ │ │ │ - mov r8, r4 │ │ │ │ movw r0, #33985 @ 0x84c1 │ │ │ │ - beq 5cbc0 │ │ │ │ - ldr r5, [r9, r2] │ │ │ │ - ldr r2, [r5] │ │ │ │ - blx r2 │ │ │ │ + ldr r2, [pc, #308] @ 5f154 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 5f060 │ │ │ │ + ldr sl, [r9, r2] │ │ │ │ + ldr r3, [sl] │ │ │ │ + blx r3 │ │ │ │ ldr r1, [r4, #-24] @ 0xffffffe8 │ │ │ │ movw r0, #3553 @ 0xde1 │ │ │ │ - bl 23630 │ │ │ │ - ldr r2, [r5] │ │ │ │ + bl 23574 │ │ │ │ + ldr r3, [sl] │ │ │ │ movw r0, #33986 @ 0x84c2 │ │ │ │ - blx r2 │ │ │ │ - movw r0, #3553 @ 0xde1 │ │ │ │ + blx r3 │ │ │ │ ldr r1, [r4, #-20] @ 0xffffffec │ │ │ │ - bl 23630 │ │ │ │ - ldr r3, [r5] │ │ │ │ + movw r0, #3553 @ 0xde1 │ │ │ │ + bl 23574 │ │ │ │ + ldr r3, [sl] │ │ │ │ movw r0, #33984 @ 0x84c0 │ │ │ │ blx r3 │ │ │ │ - ldr r3, [pc, #220] @ 5cca4 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r3, #36] @ 0x24 │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 5cadc │ │ │ │ - ldr r1, [r3, #48] @ 0x30 │ │ │ │ - ldr ip, [r3, #32] │ │ │ │ + ldr r1, [pc, #240] @ 5f158 │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [r1, #36] @ 0x24 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 5ef7c │ │ │ │ + ldr ip, [r1, #32] │ │ │ │ mov lr, #0 │ │ │ │ - mul ip, r1, ip │ │ │ │ - ldr r2, [r3, #40] @ 0x28 │ │ │ │ - ldr r1, [r3, #44] @ 0x2c │ │ │ │ movw r0, #3553 @ 0xde1 │ │ │ │ ldr r3, [r4, #-32] @ 0xffffffe0 │ │ │ │ - str fp, [sp, #12] │ │ │ │ - str lr, [sp, #20] │ │ │ │ - str sl, [sp, #16] │ │ │ │ - str lr, [sp, #8] │ │ │ │ + ldr sl, [r1, #48] @ 0x30 │ │ │ │ + ldr r2, [r1, #40] @ 0x28 │ │ │ │ + ldr r1, [r1, #44] @ 0x2c │ │ │ │ + mul ip, sl, ip │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 4e094 │ │ │ │ - b 5cadc │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - ldr r5, [sp, #28] │ │ │ │ - ldr r3, [pc, #136] @ 5cca8 │ │ │ │ - add fp, fp, #1 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - cmp r3, fp │ │ │ │ - bgt 5ca90 │ │ │ │ - ldr r3, [pc, #116] @ 5ccac │ │ │ │ + str lr, [sp, #8] │ │ │ │ + str r6, [sp, #12] │ │ │ │ + str fp, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ + bl 4fa68 │ │ │ │ + b 5ef7c │ │ │ │ + ldr sl, [sp, #24] │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + add sl, sl, #1 │ │ │ │ + ldr r2, [pc, #152] @ 5f15c │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r2, [r2] │ │ │ │ + cmp r2, sl │ │ │ │ + bgt 5ef30 │ │ │ │ + ldr r3, [pc, #136] @ 5f160 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #12] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 5cc50 │ │ │ │ + beq 5f0f0 │ │ │ │ ldr r1, [r3, #16] │ │ │ │ movw r0, #3553 @ 0xde1 │ │ │ │ - bl 4ffd8 │ │ │ │ - ldr r3, [pc, #88] @ 5ccb0 │ │ │ │ + bl 51ae4 │ │ │ │ + ldr r3, [pc, #108] @ 5f164 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ vpop {d8} │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r1, [r4, #16] │ │ │ │ movw r0, #3553 @ 0xde1 │ │ │ │ - bl 4fe60 │ │ │ │ - ldr r3, [r4] │ │ │ │ - cmp r3, #0 │ │ │ │ - bgt 5ca80 │ │ │ │ - b 5cc30 │ │ │ │ + bl 51954 │ │ │ │ + ldr r2, [r4] │ │ │ │ + cmp r2, #0 │ │ │ │ + bgt 5ef20 │ │ │ │ + b 5f0d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - eoreq pc, lr, r4, lsl #8 │ │ │ │ - eoreq r1, lr, r4, asr r8 │ │ │ │ - strhteq pc, [lr], -ip @ │ │ │ │ - eoreq pc, lr, r0, lsl #7 │ │ │ │ - eoreq pc, lr, r4, ror #6 │ │ │ │ - andeq r1, r0, r0, ror r5 │ │ │ │ - eoreq pc, lr, r4, lsl #5 │ │ │ │ - eoreq pc, lr, r8, lsr #4 │ │ │ │ - eoreq pc, lr, r4, lsl r2 @ │ │ │ │ - strdeq pc, [lr], -r0 @ │ │ │ │ + eorseq ip, r0, r4, asr pc │ │ │ │ + eoreq pc, pc, r8, asr #7 │ │ │ │ + eorseq ip, r0, ip, lsl pc │ │ │ │ + ldrsbteq ip, [r0], -r4 │ │ │ │ + ldrhteq ip, [r0], -r0 │ │ │ │ + andeq r1, r0, ip, asr r5 │ │ │ │ + eorseq ip, r0, r4, ror #27 │ │ │ │ + eorseq ip, r0, r8, lsl #27 │ │ │ │ + eorseq ip, r0, r4, ror sp │ │ │ │ + eorseq ip, r0, r0, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 5ca28 │ │ │ │ - ldr r3, [pc, #92] @ 5cd2c │ │ │ │ - ldr r4, [pc, #92] @ 5cd30 │ │ │ │ + bl 5eeb8 │ │ │ │ + ldr r3, [pc, #112] @ 5f1f8 │ │ │ │ + ldr r4, [pc, #112] @ 5f1fc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 5cd24 │ │ │ │ - ldr r0, [pc, #72] @ 5cd34 │ │ │ │ + bne 5f1f0 │ │ │ │ + ldr r0, [pc, #92] @ 5f200 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r0, #76] @ 0x4c │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ blx r3 │ │ │ │ - ldr r2, [pc, #56] @ 5cd38 │ │ │ │ - ldr r3, [pc, #56] @ 5cd3c │ │ │ │ + ldr r2, [pc, #76] @ 5f204 │ │ │ │ + ldr r3, [pc, #76] @ 5f208 │ │ │ │ ldr r1, [r4, r2] │ │ │ │ ldr r2, [r4, r3] │ │ │ │ ldr r3, [r1] │ │ │ │ ldr r2, [r2] │ │ │ │ orrs r3, r3, r2 │ │ │ │ - popeq {r4, pc} │ │ │ │ - pop {r4, lr} │ │ │ │ + bne 5f1dc │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r4, [sp] │ │ │ │ mov r0, #16384 @ 0x4000 │ │ │ │ - b 21d10 │ │ │ │ - bl 24218 │ │ │ │ - b 5cce4 │ │ │ │ - eoreq pc, lr, r8, ror r1 @ │ │ │ │ - eoreq r1, lr, r8, ror #11 │ │ │ │ - eoreq pc, lr, r0, ror #2 │ │ │ │ - andeq r1, r0, r4, lsl sp │ │ │ │ - muleq r0, r4, r8 │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + add sp, sp, #8 │ │ │ │ + b 21c78 │ │ │ │ + bl 24150 │ │ │ │ + b 5f19c │ │ │ │ + eorseq ip, r0, r0, asr #25 │ │ │ │ + eoreq pc, pc, r0, asr #2 │ │ │ │ + eorseq ip, r0, r8, lsr #25 │ │ │ │ + andeq r1, r0, r0, lsl #26 │ │ │ │ + andeq r1, r0, r0, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r8, r3 │ │ │ │ - ldr r3, [pc, #248] @ 5ce54 │ │ │ │ + ldr r3, [pc, #308] @ 5f36c │ │ │ │ mov r4, r0 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r3, #100] @ 0x64 │ │ │ │ - mov r7, r2 │ │ │ │ - ldr r2, [pc, #232] @ 5ce58 │ │ │ │ - bic r3, r0, #255 @ 0xff │ │ │ │ sub sp, sp, #4 │ │ │ │ - cmp r3, r2 │ │ │ │ - ldr r9, [sp, #40] @ 0x28 │ │ │ │ - ldrd sl, [sp, #44] @ 0x2c │ │ │ │ + mov r7, r2 │ │ │ │ + add r9, sp, #40 @ 0x28 │ │ │ │ mov r6, r1 │ │ │ │ - beq 5ce44 │ │ │ │ - ldr r2, [pc, #204] @ 5ce5c │ │ │ │ - cmp r3, r2 │ │ │ │ - beq 5ce44 │ │ │ │ - ldr r2, [pc, #196] @ 5ce60 │ │ │ │ - ldr r3, [pc, #196] @ 5ce64 │ │ │ │ + ldm r9, {r9, sl, fp} │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [r3, #100] @ 0x64 │ │ │ │ + mov r3, #16896 @ 0x4200 │ │ │ │ + movt r3, #21063 @ 0x5247 │ │ │ │ + bic r2, r0, #255 @ 0xff │ │ │ │ + cmp r2, r3 │ │ │ │ + beq 5f35c │ │ │ │ + mov r3, #20992 @ 0x5200 │ │ │ │ + movt r3, #16967 @ 0x4247 │ │ │ │ + cmp r2, r3 │ │ │ │ + beq 5f35c │ │ │ │ + movw r2, #21849 @ 0x5559 │ │ │ │ + movt r2, #12889 @ 0x3259 │ │ │ │ + movw r3, #22869 @ 0x5955 │ │ │ │ + movt r3, #22870 @ 0x5956 │ │ │ │ cmp r0, r3 │ │ │ │ cmpne r0, r2 │ │ │ │ - beq 5ce2c │ │ │ │ + beq 5f330 │ │ │ │ add r3, r0, #-1358954496 @ 0xaf000000 │ │ │ │ sub r3, r3, #52 @ 0x34 │ │ │ │ bfc r3, #8, #19 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 5ce2c │ │ │ │ - ldr r3, [pc, #164] @ 5ce68 │ │ │ │ + beq 5f330 │ │ │ │ add r2, r0, #-872415232 @ 0xcc000000 │ │ │ │ + mov r3, #248 @ 0xf8 │ │ │ │ + movt r3, #65280 @ 0xff00 │ │ │ │ sub r2, r2, #81 @ 0x51 │ │ │ │ and r3, r3, r2 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r5, #2 │ │ │ │ movne r5, #1 │ │ │ │ - bl 160f2c │ │ │ │ + bl 16f284 │ │ │ │ subs lr, r0, #0 │ │ │ │ - beq 5ce3c │ │ │ │ + beq 5f340 │ │ │ │ mov r0, r7 │ │ │ │ - ldr r7, [pc, #124] @ 5ce6c │ │ │ │ + ldr r7, [pc, #144] @ 5f370 │ │ │ │ + mov r3, sl │ │ │ │ str fp, [sp, #40] @ 0x28 │ │ │ │ + mov r2, r9 │ │ │ │ + mov r1, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr ip, [r7, #32] │ │ │ │ - mov r3, sl │ │ │ │ mla r4, ip, r6, r4 │ │ │ │ ldr r6, [r7, #104] @ 0x68 │ │ │ │ mul ip, r5, ip │ │ │ │ - mla r4, r5, r4, r6 │ │ │ │ str ip, [sp, #48] @ 0x30 │ │ │ │ - mov r2, r9 │ │ │ │ - mov r1, r8 │ │ │ │ mov ip, lr │ │ │ │ + mla r4, r5, r4, r6 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ add sp, sp, #4 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + ldr lr, [sp, #32] │ │ │ │ + add sp, sp, #36 @ 0x24 │ │ │ │ bx ip │ │ │ │ - bl 160f2c │ │ │ │ - mov r5, #2 │ │ │ │ + bl 16f284 │ │ │ │ subs lr, r0, #0 │ │ │ │ - bne 5cde4 │ │ │ │ + mov r5, #2 │ │ │ │ + bne 5f2d4 │ │ │ │ add sp, sp, #4 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ and r5, r0, #127 @ 0x7f │ │ │ │ add r5, r5, #7 │ │ │ │ lsr r5, r5, #3 │ │ │ │ - b 5cdd8 │ │ │ │ - eoreq pc, lr, ip, ror #1 │ │ │ │ - subpl r4, r7, #0, 4 │ │ │ │ - submi r5, r7, #0, 4 │ │ │ │ - subscc r5, r9, #373293056 @ 0x16400000 │ │ │ │ - ldmdbpl r6, {r0, r2, r4, r6, r8, fp, ip, lr}^ │ │ │ │ - @ instruction: 0xff0000f8 │ │ │ │ - eoreq pc, lr, r8, asr r0 @ │ │ │ │ + b 5f2c8 │ │ │ │ + ldrshteq ip, [r0], -ip │ │ │ │ + eorseq ip, r0, ip, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ - mov r8, r2 │ │ │ │ - ldr r2, [pc, #888] @ 5d204 │ │ │ │ + mov r4, r2 │ │ │ │ + ldr r2, [pc, #900] @ 5f724 │ │ │ │ mov r7, r3 │ │ │ │ - ldr r3, [pc, #884] @ 5d208 │ │ │ │ + sub sp, sp, #92 @ 0x5c │ │ │ │ + mov ip, r1 │ │ │ │ + ldr r3, [pc, #888] @ 5f728 │ │ │ │ + add r1, sp, #76 @ 0x4c │ │ │ │ + ldr r5, [r0] │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #876] @ 5f72c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - sub sp, sp, #92 @ 0x5c │ │ │ │ - mov lr, r0 │ │ │ │ + add r2, sp, #80 @ 0x50 │ │ │ │ + ldr sl, [sp, #132] @ 0x84 │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r6, lr │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov r3, #0 │ │ │ │ - ldr r3, [lr] │ │ │ │ - str r3, [sp, #28] │ │ │ │ - ldr r3, [lr, #4] │ │ │ │ - mov ip, r1 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - ldr r6, [pc, #836] @ 5d20c │ │ │ │ - ldr r3, [lr, #8] │ │ │ │ - ldr r5, [sp, #132] @ 0x84 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r3, [ip] │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - ldr r3, [ip, #4] │ │ │ │ - ldr r1, [r6, #20] │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ - mov r0, r5 │ │ │ │ - ldr r3, [ip, #8] │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - str r6, [sp, #68] @ 0x44 │ │ │ │ - blx 1c6290 │ │ │ │ - ldr r2, [r6, #8] │ │ │ │ - ldr r1, [r6, #28] │ │ │ │ - ldr r4, [pc, #772] @ 5d210 │ │ │ │ - add r4, pc, r4 │ │ │ │ - mov r3, r0 │ │ │ │ - mul r3, r2, r3 │ │ │ │ - ldr r2, [r6, #4] │ │ │ │ - mov r0, r5 │ │ │ │ - add r3, r2, r3, lsl #5 │ │ │ │ - str r3, [sp, #56] @ 0x38 │ │ │ │ - blx 1c64ec │ │ │ │ + str r5, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ + ldr r5, [ip] │ │ │ │ + str r5, [sp, #44] @ 0x2c │ │ │ │ + ldr r5, [r0, #4] │ │ │ │ + str lr, [sp, #68] @ 0x44 │ │ │ │ + ldr r0, [r0, #8] │ │ │ │ + str r5, [sp, #32] │ │ │ │ + ldr r5, [pc, #812] @ 5f730 │ │ │ │ + mov r8, r0 │ │ │ │ + ldr r0, [ip, #4] │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r0, [sp, #48] @ 0x30 │ │ │ │ + ldr r0, [ip, #8] │ │ │ │ + ldr ip, [lr, #8] │ │ │ │ + str r0, [sp, #52] @ 0x34 │ │ │ │ + ldr r0, [lr, #20] │ │ │ │ + ldr lr, [lr, #28] │ │ │ │ + udiv r0, sl, r0 │ │ │ │ + mul r0, ip, r0 │ │ │ │ + udiv ip, sl, lr │ │ │ │ + mls sl, lr, ip, sl │ │ │ │ + ldr ip, [r6, #4] │ │ │ │ + add r0, ip, r0, lsl #5 │ │ │ │ + str r0, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [r6, #100] @ 0x64 │ │ │ │ - add r2, sp, #80 @ 0x50 │ │ │ │ - str r1, [sp, #36] @ 0x24 │ │ │ │ - add r1, sp, #76 @ 0x4c │ │ │ │ - bl ca6f8 │ │ │ │ - ldr r3, [pc, #716] @ 5d214 │ │ │ │ + bl d1e94 │ │ │ │ + ldr r3, [pc, #740] @ 5f734 │ │ │ │ cmp r7, #0 │ │ │ │ - ldr sl, [r4, r3] │ │ │ │ - ble 5d1c4 │ │ │ │ - ldr r6, [pc, #704] @ 5d218 │ │ │ │ - mov r9, r8 │ │ │ │ + ldr fp, [r5, r3] │ │ │ │ + ble 5f6d0 │ │ │ │ + mov r1, r4 │ │ │ │ + mov r0, r8 │ │ │ │ + ldr r6, [pc, #720] @ 5f738 │ │ │ │ + mov r2, sl │ │ │ │ + mov r4, r7 │ │ │ │ + ldr ip, [sp, #128] @ 0x80 │ │ │ │ add r6, pc, r6 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r4, [sp, #68] @ 0x44 │ │ │ │ - ldr r0, [sp, #128] @ 0x80 │ │ │ │ - ldr r5, [r4, #28] │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ - mov r1, r5 │ │ │ │ - blx 1c6290 │ │ │ │ - ldr r4, [r4, #20] │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + ldr sl, [r3, #20] │ │ │ │ + ldr r7, [r3, #28] │ │ │ │ + add r3, r4, r2 │ │ │ │ + udiv r5, ip, sl │ │ │ │ + cmp sl, r3 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ - mov r1, r4 │ │ │ │ - add r7, r3, r0, lsl #5 │ │ │ │ - ldr r0, [sp, #128] @ 0x80 │ │ │ │ - blx 1c64ec │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - mov fp, r1 │ │ │ │ - add r1, r3, r2 │ │ │ │ - cmp r4, r1 │ │ │ │ - subcc r4, r4, r2 │ │ │ │ - subcc r3, r3, r4 │ │ │ │ - movcs r4, r3 │ │ │ │ - movcs r3, #0 │ │ │ │ - cmp r9, #0 │ │ │ │ - ldrle r2, [sp, #76] @ 0x4c │ │ │ │ - ble 5d154 │ │ │ │ - mov r8, r9 │ │ │ │ - str r9, [sp, #60] @ 0x3c │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ - b 5cfd8 │ │ │ │ - ldr r5, [r6, #28] │ │ │ │ - mov fp, #0 │ │ │ │ - add r3, r8, fp │ │ │ │ - cmp r3, r5 │ │ │ │ - subhi r5, r5, fp │ │ │ │ - movls r5, r8 │ │ │ │ - ldr r3, [sl] │ │ │ │ + udiv r8, ip, r7 │ │ │ │ + mls r5, sl, r5, ip │ │ │ │ + subcc sl, sl, r2 │ │ │ │ + subcc r4, r4, sl │ │ │ │ + add r8, r3, r8, lsl #5 │ │ │ │ + bcc 5f4b0 │ │ │ │ + mov sl, r4 │ │ │ │ + mov r4, #0 │ │ │ │ + cmp r1, #0 │ │ │ │ + ldrle r3, [sp, #76] @ 0x4c │ │ │ │ + ble 5f66c │ │ │ │ + mov r9, r1 │ │ │ │ + str r2, [sp, #36] @ 0x24 │ │ │ │ + str r0, [sp, #40] @ 0x28 │ │ │ │ + str r1, [sp, #60] @ 0x3c │ │ │ │ + str r4, [sp, #64] @ 0x40 │ │ │ │ + str ip, [sp, #128] @ 0x80 │ │ │ │ + b 5f640 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r4, r9 │ │ │ │ + mov r9, #0 │ │ │ │ + ldr r3, [fp] │ │ │ │ movw r0, #33984 @ 0x84c0 │ │ │ │ - movls r9, r5 │ │ │ │ - movhi r9, r5 │ │ │ │ - movls r8, #0 │ │ │ │ - subhi r8, r8, r5 │ │ │ │ + add r8, r8, #32 │ │ │ │ blx r3 │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ + ldr r1, [r8, #-28] @ 0xffffffe4 │ │ │ │ movw r0, #3553 @ 0xde1 │ │ │ │ - bl 23630 │ │ │ │ - ldr ip, [sp, #36] @ 0x24 │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r2, [r6, #40] @ 0x28 │ │ │ │ - ldr r1, [r6, #44] @ 0x2c │ │ │ │ - str r3, [sp, #20] │ │ │ │ + bl 23574 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ - stmib sp, {fp, ip} │ │ │ │ + mov ip, #0 │ │ │ │ movw r0, #3553 @ 0xde1 │ │ │ │ - str r9, [sp, #12] │ │ │ │ - str r3, [sp] │ │ │ │ - str r4, [sp, #16] │ │ │ │ + ldr r2, [r6, #40] @ 0x28 │ │ │ │ + ldr r1, [r6, #44] @ 0x2c │ │ │ │ + stm sp, {r3, r5} │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ - bl 4e094 │ │ │ │ - ldr r3, [sl] │ │ │ │ + str r4, [sp, #12] │ │ │ │ + str sl, [sp, #16] │ │ │ │ + str ip, [sp, #20] │ │ │ │ + bl 4fa68 │ │ │ │ + ldr r3, [fp] │ │ │ │ movw r0, #33985 @ 0x84c1 │ │ │ │ blx r3 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ + ldr r1, [r8, #-24] @ 0xffffffe8 │ │ │ │ + movw r0, #3553 @ 0xde1 │ │ │ │ + bl 23574 │ │ │ │ + ldr lr, [sp, #48] @ 0x30 │ │ │ │ movw r0, #3553 @ 0xde1 │ │ │ │ - bl 23630 │ │ │ │ - ldr ip, [sp, #80] @ 0x50 │ │ │ │ - mov lr, #0 │ │ │ │ ldr r2, [r6, #40] @ 0x28 │ │ │ │ + ldr ip, [sp, #80] @ 0x50 │ │ │ │ ldr r1, [r6, #44] @ 0x2c │ │ │ │ - str lr, [sp, #20] │ │ │ │ - ldr lr, [sp, #48] @ 0x30 │ │ │ │ str lr, [sp] │ │ │ │ - asr lr, r4, ip │ │ │ │ + mov lr, #0 │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + str lr, [sp, #20] │ │ │ │ + asr lr, sl, ip │ │ │ │ str lr, [sp, #16] │ │ │ │ ldr lr, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ asr ip, lr, ip │ │ │ │ str ip, [sp, #8] │ │ │ │ - asr ip, r9, r3 │ │ │ │ - asr r3, fp, r3 │ │ │ │ - str ip, [sp, #12] │ │ │ │ - movw r0, #3553 @ 0xde1 │ │ │ │ + asr ip, r4, r3 │ │ │ │ + asr r3, r5, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ - bl 4e094 │ │ │ │ - ldr r3, [sl] │ │ │ │ + str ip, [sp, #12] │ │ │ │ + bl 4fa68 │ │ │ │ + ldr r3, [fp] │ │ │ │ movw r0, #33986 @ 0x84c2 │ │ │ │ blx r3 │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ + ldr r1, [r8, #-20] @ 0xffffffec │ │ │ │ movw r0, #3553 @ 0xde1 │ │ │ │ - bl 23630 │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - mov lr, #0 │ │ │ │ - asr fp, fp, r3 │ │ │ │ + bl 23574 │ │ │ │ ldr r2, [r6, #40] @ 0x28 │ │ │ │ + movw r0, #3553 @ 0xde1 │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r1, [r6, #44] @ 0x2c │ │ │ │ - asr ip, r9, r3 │ │ │ │ - str lr, [sp, #20] │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr lr, [sp, #36] @ 0x24 │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr fp, [sp, #52] @ 0x34 │ │ │ │ - str ip, [sp, #12] │ │ │ │ - str fp, [sp] │ │ │ │ + asr r5, r5, r3 │ │ │ │ asr ip, r4, r3 │ │ │ │ - ldr fp, [sp, #40] @ 0x28 │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + str r5, [sp, #4] │ │ │ │ + ldr r5, [sp, #52] @ 0x34 │ │ │ │ + str r5, [sp] │ │ │ │ + ldr r5, [sp, #40] @ 0x28 │ │ │ │ + str ip, [sp, #12] │ │ │ │ + mov ip, #0 │ │ │ │ + str ip, [sp, #20] │ │ │ │ + asr ip, sl, r3 │ │ │ │ asr r3, lr, r3 │ │ │ │ - movw r0, #3553 @ 0xde1 │ │ │ │ str r3, [sp, #8] │ │ │ │ + mov r3, r5 │ │ │ │ str ip, [sp, #16] │ │ │ │ - mov r3, fp │ │ │ │ - bl 4e094 │ │ │ │ + bl 4fa68 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ - ldr r1, [sp, #32] │ │ │ │ - add r2, r2, r5 │ │ │ │ - str r2, [sp, #28] │ │ │ │ - ldr r2, [sp, #76] @ 0x4c │ │ │ │ - cmp r8, #0 │ │ │ │ - asr r9, r9, r2 │ │ │ │ - add r3, r1, r9 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - add r3, fp, r9 │ │ │ │ - add r7, r7, #32 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - bgt 5cfd0 │ │ │ │ - ldr r9, [sp, #60] @ 0x3c │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - ldr r1, [sp, #28] │ │ │ │ + cmp r9, #0 │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + add r1, r2, r7 │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ + asr r4, r4, r3 │ │ │ │ + str r1, [sp, #28] │ │ │ │ + add r2, r2, r4 │ │ │ │ + str r2, [sp, #32] │ │ │ │ + add r2, r5, r4 │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ + ble 5f65c │ │ │ │ + ldr r7, [r6, #28] │ │ │ │ + mov r5, #0 │ │ │ │ + add r3, r9, r5 │ │ │ │ + cmp r3, r7 │ │ │ │ + bls 5f4d8 │ │ │ │ + sub r7, r7, r5 │ │ │ │ + sub r9, r9, r7 │ │ │ │ + mov r4, r7 │ │ │ │ + b 5f4e4 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - sub ip, r1, r9 │ │ │ │ - asr r2, r9, r2 │ │ │ │ - ldr r1, [sp, #32] │ │ │ │ - cmp r3, #0 │ │ │ │ - sub r1, r1, r2 │ │ │ │ - sub r2, r0, r2 │ │ │ │ + ldr r1, [sp, #60] @ 0x3c │ │ │ │ + ldr r4, [sp, #64] @ 0x40 │ │ │ │ + ldr ip, [sp, #128] @ 0x80 │ │ │ │ + asr r3, r1, r3 │ │ │ │ + cmp r4, #0 │ │ │ │ + ldr r2, [sp, #28] │ │ │ │ + sub lr, r2, r1 │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ + sub r2, r2, r3 │ │ │ │ + sub r3, r0, r3 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - mla r0, r4, r0, ip │ │ │ │ - ldr ip, [sp, #80] @ 0x50 │ │ │ │ + mla r0, sl, r0, lr │ │ │ │ + ldr lr, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #28] │ │ │ │ - asr r0, r4, ip │ │ │ │ - ldr ip, [sp, #48] @ 0x30 │ │ │ │ - mla r1, ip, r0, r1 │ │ │ │ - str r1, [sp, #32] │ │ │ │ - ldr r1, [sp, #52] @ 0x34 │ │ │ │ - mla r2, r1, r0, r2 │ │ │ │ - ldr r1, [sp, #56] @ 0x38 │ │ │ │ - str r2, [sp, #40] @ 0x28 │ │ │ │ - ldr r2, [pc, #112] @ 5d21c │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r2, [r2, #8] │ │ │ │ - add r2, r1, r2, lsl #5 │ │ │ │ - str r2, [sp, #56] @ 0x38 │ │ │ │ + ldr r0, [pc, #156] @ 5f73c │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r0, [r0, #8] │ │ │ │ + add r0, lr, r0, lsl #5 │ │ │ │ + ldr lr, [sp, #48] @ 0x30 │ │ │ │ + str r0, [sp, #56] @ 0x38 │ │ │ │ + ldr r0, [sp, #80] @ 0x50 │ │ │ │ + asr r0, sl, r0 │ │ │ │ + mla r2, lr, r0, r2 │ │ │ │ + str r2, [sp, #32] │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + mla r0, r2, r0, r3 │ │ │ │ mov r2, #0 │ │ │ │ - str r2, [sp, #36] @ 0x24 │ │ │ │ - bgt 5cf60 │ │ │ │ - ldr r3, [sl] │ │ │ │ + bgt 5f474 │ │ │ │ + ldr r3, [fp] │ │ │ │ movw r0, #33984 @ 0x84c0 │ │ │ │ blx r3 │ │ │ │ - ldr r2, [pc, #72] @ 5d220 │ │ │ │ - ldr r3, [pc, #44] @ 5d208 │ │ │ │ + ldr r2, [pc, #92] @ 5f740 │ │ │ │ + ldr r3, [pc, #64] @ 5f728 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 5d200 │ │ │ │ + bne 5f720 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #92 @ 0x5c │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq r1, lr, r0, lsr r4 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq lr, lr, r4, ror pc │ │ │ │ - strhteq r1, [lr], -r8 │ │ │ │ - andeq r1, r0, r0, ror r5 │ │ │ │ - strdeq lr, [lr], -r0 @ │ │ │ │ - eoreq lr, lr, r0, lsr #25 │ │ │ │ - eoreq r1, lr, r8, ror #1 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eoreq lr, pc, ip, lsl pc @ │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq ip, r0, r0, lsl #21 │ │ │ │ + eoreq lr, pc, r8, asr #29 │ │ │ │ + andeq r1, r0, ip, asr r5 │ │ │ │ + ldrsbteq ip, [r0], -r8 │ │ │ │ + eorseq ip, r0, ip, lsr #15 │ │ │ │ + eoreq lr, pc, ip, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ - ldr lr, [pc, #964] @ 5d600 │ │ │ │ - ldr ip, [pc, #964] @ 5d604 │ │ │ │ + ldr lr, [pc, #1032] @ 5fb74 │ │ │ │ + mov sl, r3 │ │ │ │ + sub sp, sp, #140 @ 0x8c │ │ │ │ + mov r9, r1 │ │ │ │ + mov fp, r2 │ │ │ │ + ldr ip, [pc, #1016] @ 5fb78 │ │ │ │ + ldr r6, [pc, #1016] @ 5fb7c │ │ │ │ add lr, pc, lr │ │ │ │ + ldr r3, [pc, #1012] @ 5fb80 │ │ │ │ ldr ip, [lr, ip] │ │ │ │ - ldr r6, [pc, #956] @ 5d608 │ │ │ │ - sub sp, sp, #140 @ 0x8c │ │ │ │ - mov r9, r3 │ │ │ │ - ldr r3, [pc, #948] @ 5d60c │ │ │ │ add r6, pc, r6 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #132] @ 0x84 │ │ │ │ mov ip, #0 │ │ │ │ str r0, [sp, #24] │ │ │ │ ldr r5, [r6, r3] │ │ │ │ - ldr r3, [pc, #924] @ 5d610 │ │ │ │ + ldr r3, [pc, #984] @ 5fb84 │ │ │ │ ldr r4, [r5] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ cmp r4, #0 │ │ │ │ ldr r7, [r3] │ │ │ │ - mov sl, r1 │ │ │ │ - mov fp, r2 │ │ │ │ - beq 5d370 │ │ │ │ + beq 5f8bc │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r3, sp, #92 @ 0x5c │ │ │ │ mov r2, #1 │ │ │ │ - bl 21af4 │ │ │ │ + bl 21a5c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 5d5e0 │ │ │ │ + bne 5fb54 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ cmp r3, #1 │ │ │ │ - bne 5d5e0 │ │ │ │ - ldr lr, [r5] │ │ │ │ + bne 5fb54 │ │ │ │ + ldr r3, [r5] │ │ │ │ add r4, sp, #52 @ 0x34 │ │ │ │ - ldm lr!, {r0, r1, r2, r3} │ │ │ │ - mov ip, r4 │ │ │ │ - stmia ip!, {r0, r1, r2, r3} │ │ │ │ - ldm lr!, {r0, r1, r2, r3} │ │ │ │ - stmia ip!, {r0, r1, r2, r3} │ │ │ │ - ldm lr, {r0, r1} │ │ │ │ - stm ip, {r0, r1} │ │ │ │ - ldr r2, [pc, #820] @ 5d614 │ │ │ │ + ldrd r0, [r3] │ │ │ │ + strd r0, [sp, #52] @ 0x34 │ │ │ │ + ldrd r0, [r3, #8] │ │ │ │ + strd r0, [sp, #60] @ 0x3c │ │ │ │ + ldrd r0, [r3, #16] │ │ │ │ + strd r0, [sp, #68] @ 0x44 │ │ │ │ + ldrd r0, [r3, #24] │ │ │ │ + strd r0, [sp, #76] @ 0x4c │ │ │ │ + ldrd r2, [r3, #32] │ │ │ │ + strd r2, [sp, #84] @ 0x54 │ │ │ │ + ldr r2, [pc, #876] @ 5fb88 │ │ │ │ mov r1, #6 │ │ │ │ + mov r0, #3 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #800] @ 5d618 │ │ │ │ - ldr r3, [pc, #800] @ 5d61c │ │ │ │ - ldr r2, [r6, r2] │ │ │ │ - ldr r3, [r6, r3] │ │ │ │ + bl b155c │ │ │ │ + ldr r3, [pc, #856] @ 5fb8c │ │ │ │ mov r0, r4 │ │ │ │ - ldr r5, [r2] │ │ │ │ + ldr r3, [r6, r3] │ │ │ │ + ldr r5, [r3] │ │ │ │ + ldr r3, [pc, #844] @ 5fb90 │ │ │ │ + ldr r3, [r6, r3] │ │ │ │ ldr r6, [r3] │ │ │ │ - bl 5b028 │ │ │ │ - ldr ip, [pc, #776] @ 5d620 │ │ │ │ + bl 5d368 │ │ │ │ + ldr ip, [pc, #832] @ 5fb94 │ │ │ │ + mov r1, r5 │ │ │ │ + stm sp, {r9, fp} │ │ │ │ ldr r3, [sp, #24] │ │ │ │ - add ip, pc, ip │ │ │ │ mov r2, r6 │ │ │ │ - mov r1, r5 │ │ │ │ - str r9, [sp, #16] │ │ │ │ - str fp, [sp, #4] │ │ │ │ - str sl, [sp] │ │ │ │ - str ip, [sp, #12] │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ - bl 59790 │ │ │ │ + str sl, [sp, #16] │ │ │ │ + add ip, pc, ip │ │ │ │ + str ip, [sp, #12] │ │ │ │ + bl 5ba28 │ │ │ │ mov r0, #0 │ │ │ │ - ldr r2, [pc, #728] @ 5d624 │ │ │ │ - ldr r3, [pc, #692] @ 5d604 │ │ │ │ + ldr r2, [pc, #788] @ 5fb98 │ │ │ │ + ldr r3, [pc, #752] @ 5fb78 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 5d5fc │ │ │ │ + bne 5fb70 │ │ │ │ add sp, sp, #140 @ 0x8c │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r3, [pc, #688] @ 5d628 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r3, [pc, #728] @ 5fb9c │ │ │ │ add r2, sp, #92 @ 0x5c │ │ │ │ - ldr r3, [r6, r3] │ │ │ │ mov r1, #2 │ │ │ │ + mov r0, r7 │ │ │ │ + ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ - mov r0, r7 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ - bl 2378c │ │ │ │ - subs lr, r0, #0 │ │ │ │ - beq 5d5e0 │ │ │ │ + bl 236c4 │ │ │ │ + subs r2, r0, #0 │ │ │ │ + beq 5fb54 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ - ble 5d5d8 │ │ │ │ - ldr r2, [pc, #636] @ 5d62c │ │ │ │ - mov ip, r4 │ │ │ │ + ble 5fb4c │ │ │ │ + mov r3, r4 │ │ │ │ + movw ip, #16960 @ 0x4240 │ │ │ │ + movt ip, #15 │ │ │ │ mov r5, r4 │ │ │ │ - str sl, [sp, #28] │ │ │ │ + str r9, [sp, #28] │ │ │ │ + add r4, sp, #52 @ 0x34 │ │ │ │ + mov r9, r2 │ │ │ │ str fp, [sp, #32] │ │ │ │ + mov r8, r3 │ │ │ │ + mov fp, ip │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ - add r4, sp, #52 @ 0x34 │ │ │ │ - mov sl, lr │ │ │ │ - mov fp, r2 │ │ │ │ - mov r6, lr │ │ │ │ - mov r8, ip │ │ │ │ + mov r6, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 21af4 │ │ │ │ + bl 21a5c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 5d578 │ │ │ │ + bne 5fad4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 5d578 │ │ │ │ + beq 5fad4 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, #5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 21af4 │ │ │ │ + bl 21a5c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 5d578 │ │ │ │ + bne 5fad4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 5d578 │ │ │ │ + beq 5fad4 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 21af4 │ │ │ │ + bl 21a5c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 5d578 │ │ │ │ + bne 5fad4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 5d578 │ │ │ │ + beq 5fad4 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, #12 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 21af4 │ │ │ │ + bl 21a5c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 5d578 │ │ │ │ + bne 5fad4 │ │ │ │ ldr ip, [sp, #52] @ 0x34 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, #13 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ - bl 21af4 │ │ │ │ + bl 21a5c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 5d578 │ │ │ │ + bne 5fad4 │ │ │ │ ldr lr, [sp, #52] @ 0x34 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, #11 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str lr, [sp, #44] @ 0x2c │ │ │ │ - bl 21af4 │ │ │ │ + bl 21a5c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 5d578 │ │ │ │ + bne 5fad4 │ │ │ │ ldr r2, [r6, #16] │ │ │ │ + mov r1, r6 │ │ │ │ + mov r0, r7 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr lr, [sp, #44] @ 0x2c │ │ │ │ cmp r2, #5 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r3, r3, lr │ │ │ │ add r3, r2, r3, lsl #1 │ │ │ │ + mov r2, #8 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ addne r3, r3, #100 @ 0x64 │ │ │ │ strne r3, [sp, #40] @ 0x28 │ │ │ │ - mov r2, #8 │ │ │ │ mov r3, r4 │ │ │ │ - mov r1, r6 │ │ │ │ - mov r0, r7 │ │ │ │ - bl 21af4 │ │ │ │ + bl 21a5c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 5d578 │ │ │ │ + bne 5fad4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ - mov r2, #9 │ │ │ │ cmp r3, #7 │ │ │ │ - ldrle r3, [sp, #40] @ 0x28 │ │ │ │ + bgt 5fa5c │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + add r3, r3, #50 @ 0x32 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + mov r3, r4 │ │ │ │ + mov r2, #9 │ │ │ │ mov r1, r6 │ │ │ │ - addle r3, r3, #50 @ 0x32 │ │ │ │ - strle r3, [sp, #40] @ 0x28 │ │ │ │ mov r0, r7 │ │ │ │ - mov r3, r4 │ │ │ │ - bl 21af4 │ │ │ │ + bl 21a5c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 5d578 │ │ │ │ + bne 5fad4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ - mov r2, #10 │ │ │ │ cmp r3, #7 │ │ │ │ - ldrle r3, [sp, #40] @ 0x28 │ │ │ │ + bgt 5fa90 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + add r3, r3, #70 @ 0x46 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + mov r3, r4 │ │ │ │ + mov r2, #10 │ │ │ │ mov r1, r6 │ │ │ │ - addle r3, r3, #70 @ 0x46 │ │ │ │ - strle r3, [sp, #40] @ 0x28 │ │ │ │ mov r0, r7 │ │ │ │ - mov r3, r4 │ │ │ │ - bl 21af4 │ │ │ │ + bl 21a5c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 5d578 │ │ │ │ + bne 5fad4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r3, #7 │ │ │ │ - ldrle r3, [sp, #40] @ 0x28 │ │ │ │ - addle r3, r3, #50 @ 0x32 │ │ │ │ - strle r3, [sp, #40] @ 0x28 │ │ │ │ + bgt 5fac4 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + add r3, r3, #50 @ 0x32 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, fp │ │ │ │ movlt fp, r3 │ │ │ │ movlt r8, r5 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r5, r5, #1 │ │ │ │ - cmp r5, r3 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ - blt 5d3d4 │ │ │ │ - ldr r3, [pc, #152] @ 5d62c │ │ │ │ - mov r2, fp │ │ │ │ - cmp r2, r3 │ │ │ │ - mov lr, sl │ │ │ │ + cmp r5, r3 │ │ │ │ + blt 5f924 │ │ │ │ + movw r1, #16960 @ 0x4240 │ │ │ │ + movt r1, #15 │ │ │ │ ldr r6, [sp, #36] @ 0x24 │ │ │ │ - ldrd sl, [sp, #28] │ │ │ │ - bge 5d5d8 │ │ │ │ - add ip, r8, r8, lsl #2 │ │ │ │ - add ip, lr, ip, lsl #3 │ │ │ │ - ldm ip!, {r0, r1, r2, r3} │ │ │ │ - mov r5, r4 │ │ │ │ - stmia r5!, {r0, r1, r2, r3} │ │ │ │ - ldm ip!, {r0, r1, r2, r3} │ │ │ │ - stmia r5!, {r0, r1, r2, r3} │ │ │ │ - ldm ip, {r0, r1} │ │ │ │ - stm r5, {r0, r1} │ │ │ │ - mov r0, lr │ │ │ │ - bl 2213c │ │ │ │ - b 5d2d8 │ │ │ │ - mov r0, lr │ │ │ │ - bl 2213c │ │ │ │ - ldr r2, [pc, #72] @ 5d630 │ │ │ │ + cmp fp, r1 │ │ │ │ + mov r2, r9 │ │ │ │ + ldr r9, [sp, #28] │ │ │ │ + ldr fp, [sp, #32] │ │ │ │ + bge 5fb4c │ │ │ │ + add r3, r8, r8, lsl #2 │ │ │ │ + mov r0, r2 │ │ │ │ + lsl r3, r3, #3 │ │ │ │ + add r1, r2, r3 │ │ │ │ + add r3, r3, r2 │ │ │ │ + ldrd r2, [r3] │ │ │ │ + strd r2, [sp, #52] @ 0x34 │ │ │ │ + ldrd r2, [r1, #8] │ │ │ │ + strd r2, [r4, #8] │ │ │ │ + ldrd r2, [r1, #16] │ │ │ │ + strd r2, [r4, #16] │ │ │ │ + ldrd r2, [r1, #24] │ │ │ │ + strd r2, [r4, #24] │ │ │ │ + ldrd r2, [r1, #32] │ │ │ │ + strd r2, [r4, #32] │ │ │ │ + bl 22098 │ │ │ │ + b 5f814 │ │ │ │ + mov r0, r2 │ │ │ │ + bl 22098 │ │ │ │ + ldr r2, [pc, #68] @ 5fba0 │ │ │ │ mov r0, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #0 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mvn r0, #0 │ │ │ │ - b 5d344 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq r1, lr, r4, lsl #1 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq r1, lr, ip, rrx │ │ │ │ - ldrdeq r1, [r0], -r4 │ │ │ │ - andeq r1, r0, r4, asr #14 │ │ │ │ - andseq r6, r7, r0, asr #6 │ │ │ │ - andeq r1, r0, r4, asr r8 │ │ │ │ - andeq r1, r0, r4, asr #22 │ │ │ │ - andseq pc, r6, ip, ror #27 │ │ │ │ - eoreq r0, lr, r4, ror pc │ │ │ │ - andeq r1, r0, r8, lsr #23 │ │ │ │ - andeq r4, pc, r0, asr #4 │ │ │ │ - andseq r6, r7, r8, rrx │ │ │ │ + b 5f87c │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eoreq lr, pc, r0, asr fp @ │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eoreq lr, pc, r4, asr #22 │ │ │ │ + andeq r1, r0, r0, asr #11 │ │ │ │ + andeq r1, r0, r0, lsr r7 │ │ │ │ + andseq r6, r8, r0, asr r0 │ │ │ │ + andeq r1, r0, r0, asr #16 │ │ │ │ + andeq r1, r0, r0, lsr fp │ │ │ │ + andseq pc, r7, r8, ror #21 │ │ │ │ + eoreq lr, pc, ip, asr #20 │ │ │ │ + muleq r0, r4, fp │ │ │ │ + andseq r5, r8, r0, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ + strd r4, [sp, #-20]! @ 0xffffffec │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str lr, [sp, #16] │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r4, [pc, #332] @ 5d798 │ │ │ │ - ldr r1, [pc, #332] @ 5d79c │ │ │ │ - sub sp, sp, #12 │ │ │ │ - add r4, pc, r4 │ │ │ │ + ldr r4, [pc, #336] @ 5fd14 │ │ │ │ mov r3, #1 │ │ │ │ mvn r6, #0 │ │ │ │ + sub sp, sp, #12 │ │ │ │ + ldr r1, [pc, #324] @ 5fd18 │ │ │ │ + ldr r7, [pc, #324] @ 5fd1c │ │ │ │ + add r4, pc, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - str r3, [r4, #52] @ 0x34 │ │ │ │ str r6, [r4, #16] │ │ │ │ - bl b2344 │ │ │ │ - ldr r7, [pc, #300] @ 5d7a0 │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r3, [r4, #52] @ 0x34 │ │ │ │ + bl b87d4 │ │ │ │ subs r5, r0, #0 │ │ │ │ - bne 5d744 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bne 5fcc0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, r4, #56 @ 0x38 │ │ │ │ - bl 50d5c │ │ │ │ + bl 528fc │ │ │ │ cmp r0, #0 │ │ │ │ - beq 5d760 │ │ │ │ + beq 5fcdc │ │ │ │ ldr r3, [r4, #16] │ │ │ │ cmn r3, #1 │ │ │ │ - beq 5d6a8 │ │ │ │ + beq 5fc2c │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + add sp, sp, #16 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ - beq 5d714 │ │ │ │ - ldr r0, [pc, #232] @ 5d7a4 │ │ │ │ - ldr r2, [pc, #232] @ 5d7a8 │ │ │ │ - add r0, pc, r0 │ │ │ │ + beq 5fc90 │ │ │ │ + ldr r2, [pc, #224] @ 5fd20 │ │ │ │ + mov r3, #16 │ │ │ │ + mov r1, #320 @ 0x140 │ │ │ │ + ldr r0, [pc, #216] @ 5fd24 │ │ │ │ add r2, pc, r2 │ │ │ │ + add r0, pc, r0 │ │ │ │ str r2, [sp] │ │ │ │ - mov r3, #16 │ │ │ │ - add r0, r0, #56 @ 0x38 │ │ │ │ mov r2, #200 @ 0xc8 │ │ │ │ - mov r1, #320 @ 0x140 │ │ │ │ - bl 50fd0 │ │ │ │ + add r0, r0, #56 @ 0x38 │ │ │ │ + bl 52bb0 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 5d758 │ │ │ │ - ldr r4, [pc, #192] @ 5d7ac │ │ │ │ + blt 5fcd4 │ │ │ │ + ldr r4, [pc, #184] @ 5fd28 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, #68] @ 0x44 │ │ │ │ add r0, r4, #56 @ 0x38 │ │ │ │ blx r3 │ │ │ │ cmn r0, #1 │ │ │ │ - beq 5d760 │ │ │ │ - bl 4ebbc │ │ │ │ + beq 5fcdc │ │ │ │ + bl 50640 │ │ │ │ str r0, [r4, #16] │ │ │ │ - mov r0, r5 │ │ │ │ - add sp, sp, #12 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ - ldr r3, [pc, #148] @ 5d7b0 │ │ │ │ + b 5fc14 │ │ │ │ + ldr r3, [pc, #148] @ 5fd2c │ │ │ │ mov r2, #16 │ │ │ │ - add r3, pc, r3 │ │ │ │ mov r1, #200 @ 0xc8 │ │ │ │ mov r0, #320 @ 0x140 │ │ │ │ - bl 5d224 │ │ │ │ + add r3, pc, r3 │ │ │ │ + bl 5f744 │ │ │ │ cmn r0, #1 │ │ │ │ - beq 5d760 │ │ │ │ + beq 5fcdc │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ - beq 5d6e4 │ │ │ │ - b 5d6b4 │ │ │ │ - ldr r2, [pc, #104] @ 5d7b4 │ │ │ │ + beq 5fc68 │ │ │ │ + b 5fc38 │ │ │ │ + ldr r2, [pc, #104] @ 5fd30 │ │ │ │ mov r1, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mvn r5, #0 │ │ │ │ - b 5d69c │ │ │ │ - ldr r3, [pc, #80] @ 5d7b8 │ │ │ │ + b 5fc14 │ │ │ │ + ldr r3, [pc, #80] @ 5fd34 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 5d758 │ │ │ │ - ldr r4, [pc, #64] @ 5d7bc │ │ │ │ + beq 5fcd4 │ │ │ │ + ldr r4, [pc, #64] @ 5fd38 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r4, #56 @ 0x38 │ │ │ │ str r3, [r4, #4] │ │ │ │ - bl 51344 │ │ │ │ - b 5d758 │ │ │ │ - strdeq lr, [lr], -r8 @ │ │ │ │ - ldrdeq fp, [sp], -r0 @ │ │ │ │ - eoreq r0, lr, r0, asr ip │ │ │ │ - eoreq lr, lr, ip, lsl #15 │ │ │ │ - andseq lr, r6, ip, lsl #25 │ │ │ │ - eoreq lr, lr, r0, ror #14 │ │ │ │ - andseq lr, r6, r0, lsr ip │ │ │ │ - andseq r5, r7, r8, lsr #30 │ │ │ │ - muleq r0, ip, ip │ │ │ │ - ldrdeq lr, [lr], -r0 @ │ │ │ │ + bl 52f44 │ │ │ │ + b 5fcd4 │ │ │ │ + eorseq ip, r0, r4, ror r2 │ │ │ │ + eoreq r9, pc, r4, ror #16 │ │ │ │ + eoreq lr, pc, r4, ror #13 │ │ │ │ + andseq lr, r7, r4, asr r9 │ │ │ │ + ldrshteq ip, [r0], -ip │ │ │ │ + ldrsbteq ip, [r0], -ip │ │ │ │ + @ instruction: 0x0017e8fc │ │ │ │ + @ instruction: 0x00185bf8 │ │ │ │ + andeq r1, r0, r8, lsl #25 │ │ │ │ + eorseq ip, r0, r4, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r3, [pc, #176] @ 5d888 │ │ │ │ + ldr r3, [pc, #188] @ 5fe1c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr lr, [r3, #12] │ │ │ │ cmp lr, #0 │ │ │ │ - bne 5d86c │ │ │ │ + bne 5fe04 │ │ │ │ ldr r6, [r3] │ │ │ │ ldr r4, [r0] │ │ │ │ cmp r6, #0 │ │ │ │ str r4, [r3, #104] @ 0x68 │ │ │ │ - ble 5d854 │ │ │ │ - ldr r2, [r3, #48] @ 0x30 │ │ │ │ - ldr r0, [r3, #28] │ │ │ │ + ble 5fddc │ │ │ │ ldr ip, [r3, #8] │ │ │ │ - mul r0, r2, r0 │ │ │ │ + ldr r0, [r3, #28] │ │ │ │ + ldr r2, [r3, #48] @ 0x30 │ │ │ │ + cmp ip, #0 │ │ │ │ ldr r5, [r3, #20] │ │ │ │ + mul r0, r2, r0 │ │ │ │ ldr r2, [r3, #108] @ 0x6c │ │ │ │ - cmp ip, #0 │ │ │ │ mul r5, r2, r5 │ │ │ │ - ble 5d854 │ │ │ │ + ble 5fddc │ │ │ │ ldr r1, [r3, #4] │ │ │ │ lsl r7, ip, #5 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ str r2, [r1, r3, lsl #5] │ │ │ │ add r3, r3, #1 │ │ │ │ - cmp r3, ip │ │ │ │ add r2, r2, r0 │ │ │ │ - bne 5d82c │ │ │ │ + cmp r3, ip │ │ │ │ + bne 5fdb4 │ │ │ │ add lr, lr, #1 │ │ │ │ - cmp r6, lr │ │ │ │ add r1, r1, r7 │ │ │ │ + cmp r6, lr │ │ │ │ add r4, r4, r5 │ │ │ │ - bne 5d824 │ │ │ │ - ldr r3, [pc, #48] @ 5d88c │ │ │ │ + bne 5fdac │ │ │ │ + ldr r3, [pc, #60] @ 5fe20 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r0, #0 │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r2, [pc, #28] @ 5d890 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + mov r0, #0 │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r2, [pc, #24] @ 5fe24 │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - mov r0, #0 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - eoreq lr, lr, r4, ror r6 │ │ │ │ - eoreq lr, lr, ip, ror #11 │ │ │ │ - andseq r5, r7, ip, asr #31 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 5fdec │ │ │ │ + eorseq ip, r0, ip, ror #1 │ │ │ │ + eorseq ip, r0, r4, rrx │ │ │ │ + andseq r5, r8, r0, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #3864] @ 0xf18 │ │ │ │ - ldr r1, [pc, #488] @ 5da94 │ │ │ │ - ldr r2, [pc, #488] @ 5da98 │ │ │ │ + ldr r1, [pc, #500] @ 6003c │ │ │ │ + sub sp, sp, #216 @ 0xd8 │ │ │ │ + ldr r2, [pc, #496] @ 60040 │ │ │ │ + ldr r5, [pc, #496] @ 60044 │ │ │ │ add r1, pc, r1 │ │ │ │ + ldr r3, [pc, #492] @ 60048 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ - ldr r5, [pc, #480] @ 5da9c │ │ │ │ - ldr r3, [pc, #480] @ 5daa0 │ │ │ │ - sub sp, sp, #216 @ 0xd8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #212] @ 0xd4 │ │ │ │ mov r2, #0 │ │ │ │ ldr r4, [r5, r3] │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 234c8 │ │ │ │ + bl 2340c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 5d968 │ │ │ │ - ldr r3, [pc, #440] @ 5daa4 │ │ │ │ + bne 5ff10 │ │ │ │ + ldr r3, [pc, #452] @ 6004c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #88] @ 0x58 │ │ │ │ blx r3 │ │ │ │ tst r0, #2 │ │ │ │ mov r4, r0 │ │ │ │ - bne 5d948 │ │ │ │ + bne 5fef0 │ │ │ │ tst r4, #1 │ │ │ │ - beq 5d91c │ │ │ │ - ldr r3, [pc, #408] @ 5daa8 │ │ │ │ + beq 5feb8 │ │ │ │ + ldr r3, [pc, #420] @ 60050 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #124] @ 0x7c │ │ │ │ cmp r3, #0 │ │ │ │ - bne 5d994 │ │ │ │ - ldr r2, [pc, #392] @ 5daac │ │ │ │ - ldr r3, [pc, #368] @ 5da98 │ │ │ │ + bne 5ff3c │ │ │ │ + ldr r2, [pc, #404] @ 60054 │ │ │ │ + ldr r3, [pc, #380] @ 60040 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 5da90 │ │ │ │ + bne 60038 │ │ │ │ add sp, sp, #216 @ 0xd8 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - ldr r2, [pc, #352] @ 5dab0 │ │ │ │ - ldr r3, [pc, #352] @ 5dab4 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r2, [pc, #352] @ 60058 │ │ │ │ + ldr r3, [pc, #352] @ 6005c │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r1, [r2] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 5c828 │ │ │ │ - b 5d900 │ │ │ │ + bl 5ecb4 │ │ │ │ + b 5fe9c │ │ │ │ add r6, sp, #16 │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, r6 │ │ │ │ - bl 22148 │ │ │ │ + bl 220a4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #2 │ │ │ │ - beq 5d99c │ │ │ │ + beq 5ff44 │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, r6 │ │ │ │ - bl 24eb4 │ │ │ │ - b 5d8e4 │ │ │ │ - bl 5ccb4 │ │ │ │ - b 5d91c │ │ │ │ - ldr r2, [pc, #276] @ 5dab8 │ │ │ │ + bl 24de0 │ │ │ │ + b 5fe80 │ │ │ │ + bl 5f168 │ │ │ │ + b 5feb8 │ │ │ │ + ldr r2, [pc, #276] @ 60060 │ │ │ │ add r3, sp, #12 │ │ │ │ + add r1, sp, #112 @ 0x70 │ │ │ │ + mov r0, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #112 @ 0x70 │ │ │ │ str r2, [sp] │ │ │ │ - add r1, sp, #112 @ 0x70 │ │ │ │ mov r2, #100 @ 0x64 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 23ccc │ │ │ │ + bl 23c04 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ tst r3, #65280 @ 0xff00 │ │ │ │ - bne 5d984 │ │ │ │ + bne 5ff2c │ │ │ │ cmp r3, #97 @ 0x61 │ │ │ │ - beq 5d9f4 │ │ │ │ - bhi 5da84 │ │ │ │ + beq 5ff9c │ │ │ │ + bhi 6002c │ │ │ │ cmp r3, #65 @ 0x41 │ │ │ │ - beq 5d9f4 │ │ │ │ + beq 5ff9c │ │ │ │ cmp r3, #66 @ 0x42 │ │ │ │ - bne 5d984 │ │ │ │ + bne 5ff2c │ │ │ │ mvn r0, #0 │ │ │ │ - bl 5c638 │ │ │ │ - b 5d8e4 │ │ │ │ - ldr r3, [pc, #192] @ 5dabc │ │ │ │ + bl 5eaa0 │ │ │ │ + b 5fe80 │ │ │ │ + ldr r3, [pc, #192] @ 60064 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #120] @ 0x78 │ │ │ │ cmp r2, #0 │ │ │ │ moveq r2, #1 │ │ │ │ movne r2, #0 │ │ │ │ str r2, [r3, #120] @ 0x78 │ │ │ │ - bne 5da4c │ │ │ │ + bne 5fff4 │ │ │ │ movw r0, #7425 @ 0x1d01 │ │ │ │ - bl 241b8 │ │ │ │ + bl 240f0 │ │ │ │ movw r0, #2881 @ 0xb41 │ │ │ │ - bl 23d74 │ │ │ │ + bl 23cac │ │ │ │ mov r0, #2848 @ 0xb20 │ │ │ │ - bl 23d74 │ │ │ │ + bl 23cac │ │ │ │ mov r0, #2832 @ 0xb10 │ │ │ │ - bl 23d74 │ │ │ │ - ldr r2, [pc, #132] @ 5dac0 │ │ │ │ + bl 23cac │ │ │ │ + ldr r2, [pc, #132] @ 60068 │ │ │ │ mov r1, #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 5d8e4 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 5fe80 │ │ │ │ mov r0, #7424 @ 0x1d00 │ │ │ │ - bl 241b8 │ │ │ │ + bl 240f0 │ │ │ │ movw r0, #2881 @ 0xb41 │ │ │ │ - bl 251f0 │ │ │ │ + bl 2511c │ │ │ │ mov r0, #2848 @ 0xb20 │ │ │ │ - bl 251f0 │ │ │ │ + bl 2511c │ │ │ │ mov r0, #2832 @ 0xb10 │ │ │ │ - bl 251f0 │ │ │ │ - ldr r2, [pc, #80] @ 5dac4 │ │ │ │ + bl 2511c │ │ │ │ + ldr r2, [pc, #80] @ 6006c │ │ │ │ mov r1, #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 5d8e4 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 5fe80 │ │ │ │ cmp r3, #98 @ 0x62 │ │ │ │ - beq 5d9e8 │ │ │ │ - b 5d984 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq r0, lr, r4, lsl sl │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq r0, lr, r0, lsl #20 │ │ │ │ - andeq r1, r0, r4, asr #14 │ │ │ │ - eoreq lr, lr, r0, ror #10 │ │ │ │ - eoreq lr, lr, ip, lsr r5 │ │ │ │ - mlaeq lr, ip, r9, r0 │ │ │ │ - andeq r1, r0, r4, ror #19 │ │ │ │ - andeq r1, r0, r4, lsl #22 │ │ │ │ - eoreq lr, lr, r4, lsr #9 │ │ │ │ - eoreq lr, lr, r0, asr r4 │ │ │ │ - andseq r5, r7, r4, lsr lr │ │ │ │ - andseq r5, r7, r8, lsl lr │ │ │ │ - ldr r3, [pc, #32] @ 5daf0 │ │ │ │ + beq 5ff90 │ │ │ │ + b 5ff2c │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eoreq lr, pc, r0, lsl #9 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eoreq lr, pc, r4, ror r4 @ │ │ │ │ + andeq r1, r0, r0, lsr r7 │ │ │ │ + eorseq fp, r0, r4, asr #31 │ │ │ │ + eorseq fp, r0, r0, lsr #31 │ │ │ │ + eoreq lr, pc, r0, lsl r4 @ │ │ │ │ + ldrdeq r1, [r0], -r0 │ │ │ │ + strdeq r1, [r0], -r0 │ │ │ │ + ldrshteq fp, [r0], -r4 │ │ │ │ + eorseq fp, r0, r8, lsr #29 │ │ │ │ + @ instruction: 0x00185ad8 │ │ │ │ + @ instruction: 0x00185abc │ │ │ │ + ldr r3, [pc, #36] @ 6009c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #104] @ 0x68 │ │ │ │ cmp r2, #0 │ │ │ │ - bxeq lr │ │ │ │ - ldr r2, [pc, #16] @ 5daf4 │ │ │ │ + beq 60098 │ │ │ │ + ldr r2, [pc, #20] @ 600a0 │ │ │ │ ldr r1, [r3, #24] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ - b 1673ac │ │ │ │ - eoreq lr, lr, ip, ror r3 │ │ │ │ - @ instruction: 0xfffff250 │ │ │ │ - ldr r3, [pc, #72] @ 5db48 │ │ │ │ - ldr r2, [pc, #72] @ 5db4c │ │ │ │ + b 175890 │ │ │ │ + bx lr │ │ │ │ + ldrsbteq fp, [r0], -r4 │ │ │ │ + @ instruction: 0xfffff174 │ │ │ │ + ldr r3, [pc, #84] @ 60100 │ │ │ │ + ldr r2, [pc, #84] @ 60104 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - ldr r4, [pc, #36] @ 5db50 │ │ │ │ + ldr r4, [pc, #44] @ 60108 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ mov r3, #0 │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ add r0, r4, #56 @ 0x38 │ │ │ │ str r3, [r4, #4] │ │ │ │ - pop {r4, lr} │ │ │ │ - b 51344 │ │ │ │ - eoreq r0, lr, r0, asr #15 │ │ │ │ - muleq r0, ip, ip │ │ │ │ - eoreq lr, lr, r0, lsr #6 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #8 │ │ │ │ + b 52f44 │ │ │ │ + eoreq lr, pc, r4, lsr #4 │ │ │ │ + andeq r1, r0, r8, lsl #25 │ │ │ │ + eorseq fp, r0, r0, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ vpush {d8-d9} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3880] @ 0xf28 │ │ │ │ - ldr r3, [pc, #2672] @ 5e5e0 │ │ │ │ sub sp, sp, #164 @ 0xa4 │ │ │ │ + ldr ip, [pc, #2664] @ 60ba4 │ │ │ │ + mov r2, #0 │ │ │ │ strd r0, [sp, #56] @ 0x38 │ │ │ │ - ldr lr, [pc, #2664] @ 5e5e4 │ │ │ │ - ldr r0, [pc, #2664] @ 5e5e8 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #2660] @ 5e5ec │ │ │ │ - add lr, pc, lr │ │ │ │ + ldr r0, [pc, #2656] @ 60ba8 │ │ │ │ + ldr r1, [pc, #2656] @ 60bac │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r3, [pc, #2652] @ 60bb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr ip, [r3, #32] │ │ │ │ - str lr, [sp, #40] @ 0x28 │ │ │ │ + str ip, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ - mov r2, #0 │ │ │ │ - cmp ip, #64 @ 0x40 │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #156] @ 0x9c │ │ │ │ mov r1, #0 │ │ │ │ + ldr r1, [r3, #32] │ │ │ │ str r2, [r3, #128] @ 0x80 │ │ │ │ str r2, [r3, #132] @ 0x84 │ │ │ │ - bls 5e368 │ │ │ │ + cmp r1, #64 @ 0x40 │ │ │ │ + bls 6092c │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ lsl r2, r2, #1 │ │ │ │ - cmp r2, ip │ │ │ │ + cmp r2, r1 │ │ │ │ mov r3, r2 │ │ │ │ - bcc 5dbbc │ │ │ │ - ldr r2, [pc, #2588] @ 5e5f0 │ │ │ │ + bcc 60184 │ │ │ │ + ldr r2, [pc, #2584] @ 60bb4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r2, #24] │ │ │ │ str r3, [r2, #28] │ │ │ │ cmp r1, #64 @ 0x40 │ │ │ │ - bls 5e370 │ │ │ │ + bls 60934 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ lsl r2, r2, #1 │ │ │ │ cmp r2, r1 │ │ │ │ - mov ip, r2 │ │ │ │ - bcc 5dbe8 │ │ │ │ - ldr r4, [pc, #2548] @ 5e5f4 │ │ │ │ + mov r0, r2 │ │ │ │ + bcc 601b0 │ │ │ │ + ldr r4, [pc, #2544] @ 60bb8 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ - str ip, [r4, #20] │ │ │ │ + str r0, [r4, #20] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 5e2c4 │ │ │ │ + beq 60888 │ │ │ │ ldr r2, [r4, #136] @ 0x88 │ │ │ │ - ldr r4, [pc, #2524] @ 5e5f8 │ │ │ │ - ldr r7, [pc, #2524] @ 5e5fc │ │ │ │ add r6, sp, #76 @ 0x4c │ │ │ │ + ldr r4, [pc, #2516] @ 60bbc │ │ │ │ + str r6, [sp, #44] @ 0x2c │ │ │ │ + ldr r7, [pc, #2512] @ 60bc0 │ │ │ │ add r4, pc, r4 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r6, [sp, #44] @ 0x2c │ │ │ │ - b 5dc9c │ │ │ │ + b 60264 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #6 │ │ │ │ + str ip, [sp] │ │ │ │ mov r0, #3 │ │ │ │ - str r5, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r3, [r4, #28] │ │ │ │ + bl b155c │ │ │ │ ldr ip, [r4, #20] │ │ │ │ - ldr r2, [pc, #2476] @ 5e600 │ │ │ │ + mov r1, #6 │ │ │ │ + mov r0, #3 │ │ │ │ + ldr r3, [r4, #28] │ │ │ │ + ldr r2, [pc, #2464] @ 60bc4 │ │ │ │ cmp r3, ip │ │ │ │ lsrhi r3, r3, #1 │ │ │ │ lsrls ip, ip, #1 │ │ │ │ + add r2, pc, r2 │ │ │ │ strhi r3, [r4, #28] │ │ │ │ strls ip, [r4, #20] │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r1, #6 │ │ │ │ - mov r0, #3 │ │ │ │ str ip, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #2436] @ 5e604 │ │ │ │ + bl b155c │ │ │ │ + ldr r2, [pc, #2432] @ 60bc8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, #28] │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ - bls 5df48 │ │ │ │ - ldr ip, [r2, #20] │ │ │ │ - cmp ip, #63 @ 0x3f │ │ │ │ - bls 5df48 │ │ │ │ + bls 604f4 │ │ │ │ + ldr r0, [r2, #20] │ │ │ │ + cmp r0, #63 @ 0x3f │ │ │ │ + bls 604f4 │ │ │ │ ldr r2, [r2, #136] @ 0x88 │ │ │ │ - ldr lr, [r4, #40] @ 0x28 │ │ │ │ - ldr r0, [r4, #44] @ 0x2c │ │ │ │ mov r5, #0 │ │ │ │ + ldr ip, [r4, #40] @ 0x28 │ │ │ │ mov r1, r5 │ │ │ │ + ldr lr, [r4, #44] @ 0x2c │ │ │ │ str r5, [sp, #16] │ │ │ │ - str lr, [sp, #12] │ │ │ │ - str r0, [sp, #8] │ │ │ │ - str r5, [sp, #4] │ │ │ │ + stm sp, {r0, r5, lr} │ │ │ │ movw r0, #32868 @ 0x8064 │ │ │ │ - str ip, [sp] │ │ │ │ - bl 253f4 │ │ │ │ + str ip, [sp, #12] │ │ │ │ + bl 25320 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ mov r1, r5 │ │ │ │ movw r0, #32868 @ 0x8064 │ │ │ │ - bl 2315c │ │ │ │ - ldr r3, [r4, #28] │ │ │ │ + bl 230ac │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ - ldr r5, [r4, #20] │ │ │ │ + ldr r3, [r4, #28] │ │ │ │ + ldr ip, [r4, #20] │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 5dc30 │ │ │ │ - ldr r0, [r4, #32] │ │ │ │ - mov r1, r3 │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ - blx 1c64ec │ │ │ │ - ldr r2, [pc, #2304] @ 5e608 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ - ldr sl, [pc, #2292] @ 5e60c │ │ │ │ + bcc 601f8 │ │ │ │ + ldr r2, [r4, #32] │ │ │ │ + ldr sl, [pc, #2320] @ 60bcc │ │ │ │ + udiv r0, r2, r3 │ │ │ │ add sl, pc, sl │ │ │ │ - cmp r1, #0 │ │ │ │ - mov r4, r0 │ │ │ │ - addne r4, r0, #1 │ │ │ │ - str r4, [r2, #8] │ │ │ │ - ldr r0, [r2, #24] │ │ │ │ - mov r1, r5 │ │ │ │ - blx 1c64ec │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - ldr r2, [pc, #2256] @ 5e610 │ │ │ │ - add r2, pc, r2 │ │ │ │ - cmp r1, #0 │ │ │ │ + mls r2, r3, r0, r2 │ │ │ │ + cmp r2, #0 │ │ │ │ + ldr r2, [pc, #2304] @ 60bd0 │ │ │ │ addne r0, r0, #1 │ │ │ │ - stm sp, {r0, r3, r5} │ │ │ │ - mov r1, #6 │ │ │ │ - mov r3, r4 │ │ │ │ - str r0, [sl] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r0, [r2, #8] │ │ │ │ + ldr r2, [r2, #24] │ │ │ │ + udiv r1, r2, ip │ │ │ │ + mls r2, ip, r1, r2 │ │ │ │ + cmp r2, #0 │ │ │ │ + ldr r2, [pc, #2276] @ 60bd4 │ │ │ │ + addne r1, r1, #1 │ │ │ │ + stm sp, {r1, r3, ip} │ │ │ │ + mov r3, r0 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r7, [sl, #28] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r1, [sl] │ │ │ │ + mov r1, #6 │ │ │ │ + bl b155c │ │ │ │ + ldr r0, [sl, #4] │ │ │ │ + ldr r7, [sl, #20] │ │ │ │ + ldr r9, [sl, #28] │ │ │ │ ldr r4, [sl, #32] │ │ │ │ vmov s15, r7 │ │ │ │ - ldr r9, [sl, #20] │ │ │ │ - ldr r0, [sl, #4] │ │ │ │ vcvt.f32.u32 s14, s15 │ │ │ │ - vmov s15, r4 │ │ │ │ + vldr s15, [sl, #24] │ │ │ │ vcvt.f32.u32 s15, s15 │ │ │ │ - vdiv.f32 s16, s14, s15 │ │ │ │ + vdiv.f32 s18, s14, s15 │ │ │ │ vmov s15, r9 │ │ │ │ vcvt.f32.u32 s14, s15 │ │ │ │ - vldr s15, [sl, #24] │ │ │ │ + vmov s15, r4 │ │ │ │ vcvt.f32.u32 s15, s15 │ │ │ │ - vdiv.f32 s18, s14, s15 │ │ │ │ - bl 24c8c │ │ │ │ - ldr r5, [sl, #8] │ │ │ │ + vdiv.f32 s16, s14, s15 │ │ │ │ + bl 24bb8 │ │ │ │ ldr r8, [sl] │ │ │ │ mov r1, #32 │ │ │ │ + ldr r5, [sl, #8] │ │ │ │ mul r0, r8, r5 │ │ │ │ - bl 25460 │ │ │ │ - strd r8, [sp, #4] │ │ │ │ - str r7, [sp] │ │ │ │ - ldr r2, [sl, #48] @ 0x30 │ │ │ │ + bl 2538c │ │ │ │ + str r9, [sp] │ │ │ │ mov r3, r5 │ │ │ │ - mul r2, r4, r2 │ │ │ │ mov r1, #7 │ │ │ │ - str r2, [sl, #108] @ 0x6c │ │ │ │ - ldr r2, [pc, #2112] @ 5e614 │ │ │ │ - add r2, pc, r2 │ │ │ │ + str r8, [sp, #4] │ │ │ │ + str r7, [sp, #8] │ │ │ │ + ldr r2, [sl, #48] @ 0x30 │ │ │ │ str r0, [sl, #4] │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r3, [sl] │ │ │ │ - ldr r4, [sl, #4] │ │ │ │ + mul r2, r4, r2 │ │ │ │ + str r2, [sl, #108] @ 0x6c │ │ │ │ + ldr r2, [pc, #2124] @ 60bd8 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldm sl, {r3, r4} │ │ │ │ cmp r3, #0 │ │ │ │ - ble 5e084 │ │ │ │ - ldr fp, [pc, #2080] @ 5e618 │ │ │ │ - ldr r5, [pc, #2080] @ 5e61c │ │ │ │ + ble 60644 │ │ │ │ + ldr fp, [pc, #2104] @ 60bdc │ │ │ │ mov r8, #0 │ │ │ │ mov r3, sl │ │ │ │ - add fp, pc, fp │ │ │ │ mov sl, r8 │ │ │ │ - add r5, pc, r5 │ │ │ │ mov r8, r3 │ │ │ │ + ldr r5, [pc, #2088] @ 60be0 │ │ │ │ + add fp, pc, fp │ │ │ │ + add r5, pc, r5 │ │ │ │ ldr r3, [r8, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - ble 5e06c │ │ │ │ + ble 6062c │ │ │ │ vmov s15, sl │ │ │ │ mov r6, #0 │ │ │ │ mov r7, r6 │ │ │ │ - vcvt.f32.s32 s17, s15 │ │ │ │ str sl, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #52] @ 0x34 │ │ │ │ + vcvt.f32.s32 s17, s15 │ │ │ │ vmul.f32 s17, s17, s18 │ │ │ │ - b 5dea4 │ │ │ │ + b 60450 │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ + movw r8, #9729 @ 0x2601 │ │ │ │ ldr r2, [r5, #44] @ 0x2c │ │ │ │ ldr r1, [r5, #136] @ 0x88 │ │ │ │ str r7, [sp, #12] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ str r0, [sp, #8] │ │ │ │ - movw r8, #9729 @ 0x2601 │ │ │ │ ldr r0, [r5, #28] │ │ │ │ - str r0, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ + str r0, [sp, #4] │ │ │ │ movw r0, #3553 @ 0xde1 │ │ │ │ - bl 4dd3c │ │ │ │ + bl 4f6e4 │ │ │ │ movw r2, #7681 @ 0x1e01 │ │ │ │ mov r1, #8704 @ 0x2200 │ │ │ │ mov r0, #8960 @ 0x2300 │ │ │ │ - bl 228ec │ │ │ │ + bl 22848 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 5df90 │ │ │ │ - ldr r3, [pc, #1936] @ 5e620 │ │ │ │ + bne 60550 │ │ │ │ + ldr r3, [pc, #1960] @ 60be4 │ │ │ │ add r6, r6, #1 │ │ │ │ + add r4, r4, #32 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ - add r4, r4, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bge 5e064 │ │ │ │ + bge 60624 │ │ │ │ vmov s15, r6 │ │ │ │ add r1, r4, #4 │ │ │ │ mov r0, #1 │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ + str r7, [r4, #4] │ │ │ │ + str r7, [r4, #8] │ │ │ │ + str r7, [r4, #12] │ │ │ │ vstr s17, [r4, #20] │ │ │ │ vstr s16, [r4, #24] │ │ │ │ vstr s18, [r4, #28] │ │ │ │ - str r7, [r4, #4] │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ vmul.f32 s15, s15, s16 │ │ │ │ - str r7, [r4, #12] │ │ │ │ - str r7, [r4, #8] │ │ │ │ vstr s15, [r4, #16] │ │ │ │ - bl 22b2c │ │ │ │ + bl 22a88 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ movw r0, #3553 @ 0xde1 │ │ │ │ - bl 23630 │ │ │ │ + bl 23574 │ │ │ │ ldr r3, [fp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 5de3c │ │ │ │ + beq 603e8 │ │ │ │ add r1, r4, #8 │ │ │ │ mov r0, #2 │ │ │ │ - bl 22b2c │ │ │ │ + bl 22a88 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ - ldr r3, [pc, #1820] @ 5e624 │ │ │ │ movw r0, #33985 @ 0x84c1 │ │ │ │ + ldr r3, [pc, #1840] @ 60be8 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ blx r3 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ movw r0, #3553 @ 0xde1 │ │ │ │ - bl 23630 │ │ │ │ + bl 23574 │ │ │ │ ldr r3, [r8] │ │ │ │ movw r0, #33986 @ 0x84c2 │ │ │ │ blx r3 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ movw r0, #3553 @ 0xde1 │ │ │ │ - bl 23630 │ │ │ │ + bl 23574 │ │ │ │ ldr r3, [r8] │ │ │ │ movw r0, #33984 @ 0x84c0 │ │ │ │ blx r3 │ │ │ │ - b 5de3c │ │ │ │ - ldr r2, [pc, #1752] @ 5e628 │ │ │ │ + b 603e8 │ │ │ │ + ldr r2, [pc, #1776] @ 60bec │ │ │ │ mov r0, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #0 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mvn r0, #0 │ │ │ │ - ldr r2, [pc, #1732] @ 5e62c │ │ │ │ - ldr r3, [pc, #1664] @ 5e5ec │ │ │ │ + ldr r2, [pc, #1756] @ 60bf0 │ │ │ │ + ldr r3, [pc, #1684] @ 60bac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 5e5d8 │ │ │ │ + bne 60b9c │ │ │ │ add sp, sp, #164 @ 0xa4 │ │ │ │ vpop {d8-d9} │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - add r1, sp, #68 @ 0x44 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ + add r1, sp, #68 @ 0x44 │ │ │ │ add r2, sp, #72 @ 0x48 │ │ │ │ + mov r9, #128 @ 0x80 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ - bl ca6f8 │ │ │ │ + bl d1e94 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ - ldr r3, [pc, #1652] @ 5e624 │ │ │ │ - mov r9, #128 @ 0x80 │ │ │ │ + movw r0, #33985 @ 0x84c1 │ │ │ │ + ldr r3, [pc, #1648] @ 60be8 │ │ │ │ ldr sl, [r2, r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ - movw r0, #33985 @ 0x84c1 │ │ │ │ + ldr r2, [sl] │ │ │ │ rsb r3, r3, #0 │ │ │ │ and r3, r3, #7 │ │ │ │ asr r9, r9, r3 │ │ │ │ - ldr r3, [sl] │ │ │ │ + blx r2 │ │ │ │ uxtb r9, r9 │ │ │ │ - blx r3 │ │ │ │ + ldr r3, [r5, #40] @ 0x28 │ │ │ │ ldr r2, [r5, #44] @ 0x2c │ │ │ │ + ldr ip, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [r5, #136] @ 0x88 │ │ │ │ - ldr r3, [r5, #40] @ 0x28 │ │ │ │ - ldr lr, [sp, #72] @ 0x48 │ │ │ │ str r9, [sp, #12] │ │ │ │ - ldr ip, [r5, #20] │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + lsr r0, r0, ip │ │ │ │ + ldr ip, [sp, #68] @ 0x44 │ │ │ │ + str r0, [sp, #8] │ │ │ │ + ldr r0, [r5, #28] │ │ │ │ + str r8, [sp] │ │ │ │ + lsr r0, r0, ip │ │ │ │ + str r0, [sp, #4] │ │ │ │ movw r0, #3553 @ 0xde1 │ │ │ │ - lsr ip, ip, lr │ │ │ │ - ldr lr, [sp, #68] @ 0x44 │ │ │ │ - str ip, [sp, #8] │ │ │ │ - ldr ip, [r5, #28] │ │ │ │ - lsr ip, ip, lr │ │ │ │ - stm sp, {r8, ip} │ │ │ │ - bl 4dd3c │ │ │ │ + bl 4f6e4 │ │ │ │ ldr r3, [sl] │ │ │ │ movw r0, #33986 @ 0x84c2 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ + movw r0, #3553 @ 0xde1 │ │ │ │ ldr r2, [r5, #44] @ 0x2c │ │ │ │ - ldr r1, [r5, #136] @ 0x88 │ │ │ │ ldr lr, [sp, #72] @ 0x48 │ │ │ │ + ldr r1, [r5, #136] @ 0x88 │ │ │ │ str r9, [sp, #12] │ │ │ │ ldr ip, [r5, #20] │ │ │ │ - movw r0, #3553 @ 0xde1 │ │ │ │ lsr ip, ip, lr │ │ │ │ ldr lr, [sp, #68] @ 0x44 │ │ │ │ str ip, [sp, #8] │ │ │ │ ldr ip, [r5, #28] │ │ │ │ - str r8, [sp] │ │ │ │ lsr ip, ip, lr │ │ │ │ - str ip, [sp, #4] │ │ │ │ - bl 4dd3c │ │ │ │ + stm sp, {r8, ip} │ │ │ │ + bl 4f6e4 │ │ │ │ ldr r3, [sl] │ │ │ │ movw r0, #33984 @ 0x84c0 │ │ │ │ blx r3 │ │ │ │ - b 5de88 │ │ │ │ + b 60434 │ │ │ │ ldr sl, [sp, #48] @ 0x30 │ │ │ │ ldr r8, [sp, #52] @ 0x34 │ │ │ │ - ldr r3, [pc, #1468] @ 5e630 │ │ │ │ add sl, sl, #1 │ │ │ │ + ldr r3, [pc, #1468] @ 60bf4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp sl, r3 │ │ │ │ - blt 5de10 │ │ │ │ + blt 603bc │ │ │ │ + ldr r4, [pc, #1452] @ 60bf8 │ │ │ │ movw r0, #3042 @ 0xbe2 │ │ │ │ - bl 251f0 │ │ │ │ + bl 2511c │ │ │ │ movw r0, #2929 @ 0xb71 │ │ │ │ - bl 251f0 │ │ │ │ - ldr r4, [pc, #1432] @ 5e634 │ │ │ │ + bl 2511c │ │ │ │ mov r0, #0 │ │ │ │ - bl 24c2c │ │ │ │ + bl 24b58 │ │ │ │ movw r0, #2884 @ 0xb44 │ │ │ │ - bl 251f0 │ │ │ │ add r4, pc, r4 │ │ │ │ + bl 2511c │ │ │ │ movw r0, #3553 @ 0xde1 │ │ │ │ - bl 23d74 │ │ │ │ + bl 23cac │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 5e1d0 │ │ │ │ - mov r2, #64 @ 0x40 │ │ │ │ - mov r1, #0 │ │ │ │ - add r0, sp, #92 @ 0x5c │ │ │ │ - bl 24368 │ │ │ │ + beq 60794 │ │ │ │ + ldrd r2, [r4, #16] │ │ │ │ + vmov.i32 q8, #0 @ 0x00000000 │ │ │ │ + add r1, sp, #92 @ 0x5c │ │ │ │ + movw r5, #3553 @ 0xde1 │ │ │ │ + str r2, [sp, #80] @ 0x50 │ │ │ │ + cmp r2, #3 │ │ │ │ + str r3, [sp, #128] @ 0x80 │ │ │ │ + ldr r3, [r4, #28] │ │ │ │ + vstr d16, [sp, #116] @ 0x74 │ │ │ │ + vstr d16, [sp, #132] @ 0x84 │ │ │ │ + vstr d16, [sp, #140] @ 0x8c │ │ │ │ + vstr d16, [sp, #148] @ 0x94 │ │ │ │ + str r3, [sp, #124] @ 0x7c │ │ │ │ mov r3, #1065353216 @ 0x3f800000 │ │ │ │ - mvn r2, #0 │ │ │ │ - str r3, [sp, #96] @ 0x60 │ │ │ │ - str r3, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ - ldr r3, [r4, #16] │ │ │ │ - str r2, [sp, #84] @ 0x54 │ │ │ │ - str r2, [sp, #88] @ 0x58 │ │ │ │ - ldr r2, [r4, #28] │ │ │ │ - movw r5, #3553 @ 0xde1 │ │ │ │ - str r2, [sp, #124] @ 0x7c │ │ │ │ - cmp r3, #3 │ │ │ │ - ldr r2, [r4, #20] │ │ │ │ + vst1.8 {d16-d17}, [r1] │ │ │ │ str r5, [sp, #76] @ 0x4c │ │ │ │ - str r3, [sp, #80] @ 0x50 │ │ │ │ - str r2, [sp, #128] @ 0x80 │ │ │ │ - bgt 5e2fc │ │ │ │ - cmp r3, #1 │ │ │ │ - ble 5e174 │ │ │ │ - ldr r3, [pc, #1292] @ 5e638 │ │ │ │ + str r3, [sp, #96] @ 0x60 │ │ │ │ + str r3, [sp, #104] @ 0x68 │ │ │ │ + mvn r3, #0 │ │ │ │ + str r3, [sp, #84] @ 0x54 │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ + bgt 608c0 │ │ │ │ + cmp r2, #1 │ │ │ │ + ble 6073c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ + ldr r3, [pc, #1284] @ 60bfc │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 5e350 │ │ │ │ - ldr r2, [pc, #1272] @ 5e63c │ │ │ │ + beq 60914 │ │ │ │ + ldr r2, [pc, #1268] @ 60c00 │ │ │ │ ldr r5, [r1, r2] │ │ │ │ ldr r2, [r5] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 5e350 │ │ │ │ - ldr r4, [pc, #1256] @ 5e640 │ │ │ │ + beq 60914 │ │ │ │ + ldr r4, [pc, #1252] @ 60c04 │ │ │ │ mov r0, #1 │ │ │ │ add r4, pc, r4 │ │ │ │ add r1, r4, #132 @ 0x84 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r5] │ │ │ │ - ldr r1, [r4, #132] @ 0x84 │ │ │ │ movw r0, #34820 @ 0x8804 │ │ │ │ + ldr r1, [r4, #132] @ 0x84 │ │ │ │ blx r3 │ │ │ │ - ldr r4, [pc, #1224] @ 5e644 │ │ │ │ + ldr r4, [pc, #1220] @ 60c08 │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ - add r4, pc, r4 │ │ │ │ add r2, sp, #68 @ 0x44 │ │ │ │ - ldr r0, [r4, #100] @ 0x64 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ - bl ca6f8 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldr r3, [sp, #124] @ 0x7c │ │ │ │ - str r2, [sp, #140] @ 0x8c │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ + add r4, pc, r4 │ │ │ │ + ldr r0, [r4, #100] @ 0x64 │ │ │ │ + bl d1e94 │ │ │ │ + ldr r3, [r4, #12] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - asr r3, r3, r2 │ │ │ │ - ldr r2, [sp, #128] @ 0x80 │ │ │ │ - str r3, [sp, #132] @ 0x84 │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ + ldr r2, [sp, #124] @ 0x7c │ │ │ │ + str r3, [sp, #140] @ 0x8c │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + ldr r1, [sp, #68] @ 0x44 │ │ │ │ asr r2, r2, r3 │ │ │ │ + ldr r3, [sp, #128] @ 0x80 │ │ │ │ + asr r3, r3, r1 │ │ │ │ + strd r2, [sp, #132] @ 0x84 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ - str r2, [sp, #136] @ 0x88 │ │ │ │ rsb r3, r3, #0 │ │ │ │ and r3, r3, #7 │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ - bl 4ecdc │ │ │ │ - ldr r4, [pc, #1136] @ 5e648 │ │ │ │ + bl 50778 │ │ │ │ + ldr r4, [pc, #1136] @ 60c0c │ │ │ │ mov r5, #0 │ │ │ │ - add r4, pc, r4 │ │ │ │ mov r0, #7424 @ 0x1d00 │ │ │ │ + add r4, pc, r4 │ │ │ │ str r5, [r4, #120] @ 0x78 │ │ │ │ - bl 241b8 │ │ │ │ + bl 240f0 │ │ │ │ movw r0, #2881 @ 0xb41 │ │ │ │ - bl 251f0 │ │ │ │ + bl 2511c │ │ │ │ mov r0, #2848 @ 0xb20 │ │ │ │ - bl 251f0 │ │ │ │ + bl 2511c │ │ │ │ mov r0, #2832 @ 0xb10 │ │ │ │ - bl 251f0 │ │ │ │ - ldr r2, [pc, #1092] @ 5e64c │ │ │ │ + bl 2511c │ │ │ │ + ldr r2, [pc, #1092] @ 60c10 │ │ │ │ mov r1, #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r0, #1 │ │ │ │ - bl 5c638 │ │ │ │ + bl 5eaa0 │ │ │ │ + ldrd r0, [r4, #44] @ 0x2c │ │ │ │ ldr r3, [r4, #160] @ 0xa0 │ │ │ │ - ldr r0, [r4, #44] @ 0x2c │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - ldr r9, [r4, #48] @ 0x30 │ │ │ │ - bl 4d814 │ │ │ │ - mov r7, r0 │ │ │ │ - ldr r0, [r4, #40] @ 0x28 │ │ │ │ - bl 4d814 │ │ │ │ - ldr r1, [r4, #144] @ 0x90 │ │ │ │ - ldrd sl, [r4, #152] @ 0x98 │ │ │ │ - ldr r6, [r4, #148] @ 0x94 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + bl 4f198 │ │ │ │ mov r8, r0 │ │ │ │ - ldr r0, [r4, #136] @ 0x88 │ │ │ │ - ldr r4, [r4, #140] @ 0x8c │ │ │ │ - bl 4d814 │ │ │ │ - ldr r2, [pc, #1004] @ 5e650 │ │ │ │ + ldr r0, [r4, #40] @ 0x28 │ │ │ │ + bl 4f198 │ │ │ │ + mov r7, r0 │ │ │ │ + add r0, r4, #136 @ 0x88 │ │ │ │ + ldr r9, [r4, #148] @ 0x94 │ │ │ │ + ldm r0, {r0, sl, fp} │ │ │ │ + ldr r6, [r4, #152] @ 0x98 │ │ │ │ + ldr r4, [r4, #156] @ 0x9c │ │ │ │ + bl 4f198 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ + ldr r2, [pc, #1004] @ 60c14 │ │ │ │ + str r6, [sp, #16] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r1, [sp, #24] │ │ │ │ - str r4, [sp, #28] │ │ │ │ + stm sp, {r1, r8} │ │ │ │ mov r1, #6 │ │ │ │ - str r6, [sp, #20] │ │ │ │ - str sl, [sp, #16] │ │ │ │ - stmib sp, {r7, r8, fp} │ │ │ │ - str r9, [sp] │ │ │ │ + str r7, [sp, #8] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r4, [sp, #12] │ │ │ │ + str r9, [sp, #20] │ │ │ │ + str fp, [sp, #24] │ │ │ │ + str sl, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ + bl b155c │ │ │ │ ldrd r0, [sp, #56] @ 0x38 │ │ │ │ - bl 5c828 │ │ │ │ - vldr s3, [pc, #824] @ 5e5dc │ │ │ │ + bl 5ecb4 │ │ │ │ + vldr s3, [pc, #824] @ 60ba0 │ │ │ │ vmov.f32 s2, s3 │ │ │ │ vmov.f32 s1, s3 │ │ │ │ vmov.f32 s0, s3 │ │ │ │ - bl 23804 │ │ │ │ + bl 2373c │ │ │ │ mov r0, #16384 @ 0x4000 │ │ │ │ - bl 21d10 │ │ │ │ - bl 5ca28 │ │ │ │ + bl 21c78 │ │ │ │ + bl 5eeb8 │ │ │ │ mov r0, r5 │ │ │ │ - b 5df60 │ │ │ │ + b 6050c │ │ │ │ ldr r2, [r4, #56] @ 0x38 │ │ │ │ str r5, [r4, #140] @ 0x8c │ │ │ │ - cmp r2, #1 │ │ │ │ str r5, [r4, #144] @ 0x90 │ │ │ │ str r5, [r4, #148] @ 0x94 │ │ │ │ str r5, [r4, #152] @ 0x98 │ │ │ │ - beq 5e378 │ │ │ │ + cmp r2, #1 │ │ │ │ + beq 6093c │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #156] @ 0x9c │ │ │ │ movw r2, #6407 @ 0x1907 │ │ │ │ - ldr r1, [pc, #864] @ 5e654 │ │ │ │ + ldr r1, [pc, #864] @ 60c18 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r1, #136] @ 0x88 │ │ │ │ - b 5dc14 │ │ │ │ - cmp r3, #4 │ │ │ │ - bne 5e174 │ │ │ │ + b 601dc │ │ │ │ + cmp r2, #4 │ │ │ │ + bne 6073c │ │ │ │ add r1, r4, #128 @ 0x80 │ │ │ │ mov r0, #1 │ │ │ │ - bl 22b2c │ │ │ │ + bl 22a88 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ - ldr r3, [pc, #776] @ 5e624 │ │ │ │ movw r0, #33987 @ 0x84c3 │ │ │ │ + ldr r3, [pc, #772] @ 60be8 │ │ │ │ ldr r7, [r2, r3] │ │ │ │ ldr r3, [r7] │ │ │ │ blx r3 │ │ │ │ ldr r1, [r4, #128] @ 0x80 │ │ │ │ mov r0, r5 │ │ │ │ - bl 23630 │ │ │ │ + bl 23574 │ │ │ │ ldr r3, [r7] │ │ │ │ movw r0, #33984 @ 0x84c0 │ │ │ │ blx r3 │ │ │ │ - mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 23630 │ │ │ │ - b 5e124 │ │ │ │ - ldr r2, [pc, #768] @ 5e658 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 23574 │ │ │ │ + b 606ec │ │ │ │ + ldr r2, [pc, #768] @ 60c1c │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 5e174 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 6073c │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ - b 5dbcc │ │ │ │ - mov ip, #64 @ 0x40 │ │ │ │ - b 5dbf8 │ │ │ │ + b 60194 │ │ │ │ + mov r0, #64 @ 0x40 │ │ │ │ + b 601c0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ - ldr r3, [pc, #728] @ 5e65c │ │ │ │ + ldr r3, [pc, #728] @ 60c20 │ │ │ │ ldr r1, [r4, #60] @ 0x3c │ │ │ │ ldr r7, [r2, r3] │ │ │ │ add r3, r4, #152 @ 0x98 │ │ │ │ mov r2, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ - bl 21af4 │ │ │ │ - mov r2, #9 │ │ │ │ + bl 21a5c │ │ │ │ cmp r0, #0 │ │ │ │ - strne r5, [r4, #152] @ 0x98 │ │ │ │ - ldr r4, [pc, #692] @ 5e660 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r2, #9 │ │ │ │ + strne r5, [r4, #152] @ 0x98 │ │ │ │ + ldr r4, [pc, #688] @ 60c24 │ │ │ │ add r4, pc, r4 │ │ │ │ - add r3, r4, #148 @ 0x94 │ │ │ │ ldr r1, [r4, #60] @ 0x3c │ │ │ │ - bl 21af4 │ │ │ │ - mov r2, #10 │ │ │ │ + add r3, r4, #148 @ 0x94 │ │ │ │ + bl 21a5c │ │ │ │ cmp r0, #0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r2, #10 │ │ │ │ movne r3, #0 │ │ │ │ strne r3, [r4, #148] @ 0x94 │ │ │ │ - ldr r4, [pc, #656] @ 5e664 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r4, [pc, #652] @ 60c28 │ │ │ │ add r4, pc, r4 │ │ │ │ - add r3, r4, #144 @ 0x90 │ │ │ │ ldr r1, [r4, #60] @ 0x3c │ │ │ │ - bl 21af4 │ │ │ │ - mov r2, #11 │ │ │ │ + add r3, r4, #144 @ 0x90 │ │ │ │ + bl 21a5c │ │ │ │ cmp r0, #0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r2, #11 │ │ │ │ movne r3, #0 │ │ │ │ strne r3, [r4, #144] @ 0x90 │ │ │ │ - ldr r4, [pc, #620] @ 5e668 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r4, [pc, #616] @ 60c2c │ │ │ │ add r4, pc, r4 │ │ │ │ - add r3, r4, #140 @ 0x8c │ │ │ │ ldr r1, [r4, #60] @ 0x3c │ │ │ │ - bl 21af4 │ │ │ │ - ldr r2, [pc, #600] @ 5e66c │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r2, #152] @ 0x98 │ │ │ │ - ldr r5, [r2, #148] @ 0x94 │ │ │ │ - ldr ip, [r2, #20] │ │ │ │ + add r3, r4, #140 @ 0x8c │ │ │ │ + bl 21a5c │ │ │ │ + ldr r2, [pc, #600] @ 60c30 │ │ │ │ cmp r0, #0 │ │ │ │ movne r3, #0 │ │ │ │ - ldr r0, [r2, #144] @ 0x90 │ │ │ │ strne r3, [r4, #140] @ 0x8c │ │ │ │ - add r3, r1, r5 │ │ │ │ - add r3, r3, r0 │ │ │ │ - cmp r3, #0 │ │ │ │ - movle lr, #24 │ │ │ │ - str r3, [r2, #156] @ 0x9c │ │ │ │ - strle lr, [r2, #156] @ 0x9c │ │ │ │ - cmp r1, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r2, #20] │ │ │ │ + ldr r5, [r2, #148] @ 0x94 │ │ │ │ + ldr ip, [r2, #152] @ 0x98 │ │ │ │ + ldr lr, [r2, #144] @ 0x90 │ │ │ │ ldr r3, [r2, #28] │ │ │ │ - bne 5e480 │ │ │ │ + add r1, ip, r5 │ │ │ │ + add r1, r1, lr │ │ │ │ + cmp r1, #0 │ │ │ │ + str r1, [r2, #156] @ 0x9c │ │ │ │ + movle r1, #24 │ │ │ │ + strle r1, [r2, #156] @ 0x9c │ │ │ │ + cmp ip, #3 │ │ │ │ + bne 60a44 │ │ │ │ cmp r5, #3 │ │ │ │ - bne 5e2e8 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 5e2e8 │ │ │ │ - ldr r2, [pc, #516] @ 5e670 │ │ │ │ + bne 608ac │ │ │ │ + cmp lr, #2 │ │ │ │ + bne 608ac │ │ │ │ + ldr r2, [pc, #516] @ 60c34 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r2, [r2, #140] @ 0x8c │ │ │ │ cmp r2, #0 │ │ │ │ - bne 5e2e8 │ │ │ │ + bne 608ac │ │ │ │ movw r2, #10768 @ 0x2a10 │ │ │ │ - b 5e2ec │ │ │ │ - cmp r1, #4 │ │ │ │ - beq 5e4c4 │ │ │ │ - cmp r1, #5 │ │ │ │ - bne 5e4fc │ │ │ │ + b 608b0 │ │ │ │ + cmp ip, #4 │ │ │ │ + beq 60a88 │ │ │ │ + cmp ip, #5 │ │ │ │ + bne 60ac0 │ │ │ │ cmp r5, #5 │ │ │ │ - bne 5e2e8 │ │ │ │ - cmp r0, #5 │ │ │ │ - bne 5e2e8 │ │ │ │ - ldr r2, [pc, #460] @ 5e674 │ │ │ │ + bne 608ac │ │ │ │ + cmp lr, #5 │ │ │ │ + bne 608ac │ │ │ │ + ldr r2, [pc, #460] @ 60c38 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r2, [r2, #140] @ 0x8c │ │ │ │ cmp r2, #0 │ │ │ │ - beq 5e594 │ │ │ │ + beq 60b58 │ │ │ │ cmp r2, #1 │ │ │ │ - bne 5e2e8 │ │ │ │ + bne 608ac │ │ │ │ movw r2, #32855 @ 0x8057 │ │ │ │ - b 5e2ec │ │ │ │ + b 608b0 │ │ │ │ cmp r5, #4 │ │ │ │ - cmpeq r0, #4 │ │ │ │ - beq 5e570 │ │ │ │ + cmpeq lr, #4 │ │ │ │ + beq 60b34 │ │ │ │ cmp r5, #4 │ │ │ │ - bne 5e2e8 │ │ │ │ - cmp r0, #4 │ │ │ │ - bne 5e2e8 │ │ │ │ - ldr r2, [pc, #400] @ 5e678 │ │ │ │ + bne 608ac │ │ │ │ + cmp lr, #4 │ │ │ │ + bne 608ac │ │ │ │ + ldr r2, [pc, #400] @ 60c3c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r2, [r2, #140] @ 0x8c │ │ │ │ cmp r2, #4 │ │ │ │ - bne 5e2e8 │ │ │ │ + bne 608ac │ │ │ │ movw r2, #32854 @ 0x8056 │ │ │ │ - b 5e2ec │ │ │ │ - cmp r1, #8 │ │ │ │ - bne 5e534 │ │ │ │ - cmp r0, #8 │ │ │ │ + b 608b0 │ │ │ │ + cmp ip, #8 │ │ │ │ + bne 60af8 │ │ │ │ + cmp lr, #8 │ │ │ │ cmpeq r5, #8 │ │ │ │ - bne 5e2e8 │ │ │ │ - ldr r2, [pc, #356] @ 5e67c │ │ │ │ + bne 608ac │ │ │ │ + ldr r2, [pc, #356] @ 60c40 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r2, [r2, #140] @ 0x8c │ │ │ │ cmp r2, #0 │ │ │ │ - beq 5e59c │ │ │ │ + beq 60b60 │ │ │ │ cmp r2, #8 │ │ │ │ movweq r2, #32856 @ 0x8058 │ │ │ │ - bne 5e2e8 │ │ │ │ - b 5e2ec │ │ │ │ - cmp r1, #10 │ │ │ │ - bne 5e5a4 │ │ │ │ + bne 608ac │ │ │ │ + b 608b0 │ │ │ │ + cmp ip, #10 │ │ │ │ + bne 60b68 │ │ │ │ cmp r5, #10 │ │ │ │ - bne 5e2e8 │ │ │ │ - cmp r0, #10 │ │ │ │ - bne 5e2e8 │ │ │ │ - ldr r2, [pc, #300] @ 5e680 │ │ │ │ + bne 608ac │ │ │ │ + cmp lr, #10 │ │ │ │ + bne 608ac │ │ │ │ + ldr r2, [pc, #300] @ 60c44 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r2, [r2, #140] @ 0x8c │ │ │ │ cmp r2, #0 │ │ │ │ - beq 5e58c │ │ │ │ + beq 60b50 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 5e2e8 │ │ │ │ + bne 608ac │ │ │ │ movw r2, #32857 @ 0x8059 │ │ │ │ - b 5e2ec │ │ │ │ - ldr r2, [pc, #268] @ 5e684 │ │ │ │ + b 608b0 │ │ │ │ + ldr r2, [pc, #268] @ 60c48 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r2, [r2, #140] @ 0x8c │ │ │ │ cmp r2, #0 │ │ │ │ - bne 5e4ec │ │ │ │ + bne 60ab0 │ │ │ │ movw r2, #32847 @ 0x804f │ │ │ │ - b 5e2ec │ │ │ │ + b 608b0 │ │ │ │ movw r2, #32850 @ 0x8052 │ │ │ │ - b 5e2ec │ │ │ │ + b 608b0 │ │ │ │ movw r2, #32848 @ 0x8050 │ │ │ │ - b 5e2ec │ │ │ │ + b 608b0 │ │ │ │ movw r2, #32849 @ 0x8051 │ │ │ │ - b 5e2ec │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 5e2e8 │ │ │ │ + b 608b0 │ │ │ │ + cmp ip, #2 │ │ │ │ + bne 608ac │ │ │ │ cmp r5, #2 │ │ │ │ - bne 5e2e8 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 5e2e8 │ │ │ │ - ldr r2, [pc, #196] @ 5e688 │ │ │ │ + bne 608ac │ │ │ │ + cmp lr, #2 │ │ │ │ + bne 608ac │ │ │ │ + ldr r2, [pc, #196] @ 60c4c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r2, [r2, #140] @ 0x8c │ │ │ │ cmp r2, #2 │ │ │ │ - bne 5e2e8 │ │ │ │ + bne 608ac │ │ │ │ movw r2, #32853 @ 0x8055 │ │ │ │ - b 5e2ec │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ + b 608b0 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ andeq r0, r0, r0 │ │ │ │ - eoreq lr, lr, ip, asr #5 │ │ │ │ - eoreq r0, lr, ip, lsr r7 │ │ │ │ - eoreq r0, lr, r8, lsr r7 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq lr, lr, r8, ror r2 │ │ │ │ - eoreq lr, lr, ip, asr #4 │ │ │ │ - eoreq lr, lr, r8, lsr #4 │ │ │ │ - andseq r5, r7, r8, lsl #25 │ │ │ │ - andseq r5, r7, ip, ror ip │ │ │ │ - eoreq lr, lr, ip, asr #3 │ │ │ │ - eoreq lr, lr, r0, asr #2 │ │ │ │ - eoreq lr, lr, r4, lsr r1 │ │ │ │ - andseq r5, r7, r4, lsl #24 │ │ │ │ - andseq r5, r7, r8, lsr #23 │ │ │ │ - eoreq lr, lr, r8, asr #32 │ │ │ │ - eoreq lr, lr, r0, asr #32 │ │ │ │ - strhteq sp, [lr], -r8 │ │ │ │ - andeq r1, r0, r0, ror r5 │ │ │ │ - mulseq r7, ip, r9 │ │ │ │ - eoreq r0, lr, r8, asr r3 │ │ │ │ - ldrdeq sp, [lr], -r4 @ │ │ │ │ - eoreq sp, lr, r0, lsr #27 │ │ │ │ - strdeq r1, [r0], -r0 │ │ │ │ - andeq r1, r0, r8, lsl #26 │ │ │ │ - strdeq sp, [lr], -r0 @ │ │ │ │ - eoreq sp, lr, ip, asr #25 │ │ │ │ - eoreq sp, lr, r0, ror ip │ │ │ │ - andseq r5, r7, r4, lsl #13 │ │ │ │ - andseq r5, r7, r4, asr #14 │ │ │ │ - eoreq sp, lr, r8, asr fp │ │ │ │ - andseq r3, r7, r0, ror #8 │ │ │ │ - andeq r1, r0, r4, asr #14 │ │ │ │ - mlaeq lr, ip, sl, sp │ │ │ │ - eoreq sp, lr, r4, ror sl │ │ │ │ - eoreq sp, lr, ip, asr #20 │ │ │ │ - eoreq sp, lr, r8, lsr sl │ │ │ │ - eoreq sp, lr, r0, ror #19 │ │ │ │ - eoreq sp, lr, r4, lsr #19 │ │ │ │ - eoreq sp, lr, r4, ror #18 │ │ │ │ - eoreq sp, lr, r4, lsr r9 │ │ │ │ - strdeq sp, [lr], -r8 @ │ │ │ │ - ldrdeq sp, [lr], -r4 @ │ │ │ │ - eoreq sp, lr, r8, lsl #17 │ │ │ │ + eoreq lr, pc, r8, lsl #3 │ │ │ │ + eoreq lr, pc, r0, lsl #3 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq fp, r0, ip, ror #25 │ │ │ │ + ldrhteq fp, [r0], -r0 │ │ │ │ + eorseq fp, r0, r4, lsl #25 │ │ │ │ + eorseq fp, r0, ip, asr ip │ │ │ │ + andseq r5, r8, ip, lsl #18 │ │ │ │ + andseq r5, r8, r4, lsl #18 │ │ │ │ + eorseq fp, r0, r4, lsl #24 │ │ │ │ + eorseq fp, r0, ip, lsl #23 │ │ │ │ + eorseq fp, r0, r8, ror fp │ │ │ │ + mulseq r8, r4, r8 │ │ │ │ + andseq r5, r8, r0, asr #16 │ │ │ │ + mlaseq r0, r4, sl, fp │ │ │ │ + mlaseq r0, r0, sl, fp │ │ │ │ + eorseq fp, r0, r8, lsl #20 │ │ │ │ + andeq r1, r0, ip, asr r5 │ │ │ │ + andseq r5, r8, ip, lsr r6 │ │ │ │ + strhteq sp, [pc], -ip │ │ │ │ + eorseq fp, r0, r4, lsl r8 │ │ │ │ + eorseq fp, r0, r4, ror #15 │ │ │ │ + ldrdeq r1, [r0], -ip │ │ │ │ + strdeq r1, [r0], -r4 │ │ │ │ + eorseq fp, r0, r8, lsr #14 │ │ │ │ + ldrshteq fp, [r0], -ip │ │ │ │ + eorseq fp, r0, r8, lsr #13 │ │ │ │ + andseq r5, r8, ip, lsl #6 │ │ │ │ + andseq r5, r8, r4, asr #7 │ │ │ │ + mlaseq r0, r4, r5, fp │ │ │ │ + andseq r3, r8, r8, ror #1 │ │ │ │ + andeq r1, r0, r0, lsr r7 │ │ │ │ + ldrsbteq fp, [r0], -r8 │ │ │ │ + ldrhteq fp, [r0], -r0 │ │ │ │ + eorseq fp, r0, r8, lsl #9 │ │ │ │ + eorseq fp, r0, r8, ror #8 │ │ │ │ + eorseq fp, r0, ip, lsl r4 │ │ │ │ + eorseq fp, r0, r0, ror #7 │ │ │ │ + eorseq fp, r0, r0, lsr #7 │ │ │ │ + eorseq fp, r0, r0, ror r3 │ │ │ │ + eorseq fp, r0, r4, lsr r3 │ │ │ │ + eorseq fp, r0, r0, lsl r3 │ │ │ │ + eorseq fp, r0, r4, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, lr} │ │ │ │ + strd r4, [sp, #-12]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #8] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr lr, [pc, #636] @ 5e920 │ │ │ │ - mov ip, r1 │ │ │ │ - ldr r1, [pc, #632] @ 5e924 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r3, [pc, #628] @ 5e928 │ │ │ │ - ldr r4, [pc, #628] @ 5e92c │ │ │ │ - ldr r1, [lr, r1] │ │ │ │ + ldr lr, [pc, #660] @ 60f00 │ │ │ │ sub sp, sp, #12 │ │ │ │ - add r3, pc, r3 │ │ │ │ sub r2, r0, #2 │ │ │ │ + ldr ip, [pc, #652] @ 60f04 │ │ │ │ + ldr r3, [pc, #652] @ 60f08 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r4, [pc, #648] @ 60f0c │ │ │ │ + ldr ip, [lr, ip] │ │ │ │ + add r3, pc, r3 │ │ │ │ add r4, pc, r4 │ │ │ │ - ldr r1, [r1] │ │ │ │ - str r1, [sp, #4] │ │ │ │ - mov r1, #0 │ │ │ │ + ldr ip, [ip] │ │ │ │ + str ip, [sp, #4] │ │ │ │ + mov ip, #0 │ │ │ │ cmp r2, #30 │ │ │ │ - bhi 5e758 │ │ │ │ + bhi 60d24 │ │ │ │ ldrb r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop {0} │ │ │ │ - ldr r5, [pc, #576] @ 5e930 │ │ │ │ + ldr r5, [pc, #604] @ 60f10 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, #92] @ 0x5c │ │ │ │ blx r3 │ │ │ │ ldr r3, [r5, #68] @ 0x44 │ │ │ │ add r0, r5, #56 @ 0x38 │ │ │ │ blx r3 │ │ │ │ - ldr r2, [pc, #552] @ 5e934 │ │ │ │ - ldr r3, [pc, #552] @ 5e938 │ │ │ │ + ldr r2, [pc, #580] @ 60f14 │ │ │ │ + cmp r0, #1 │ │ │ │ + ldr r3, [pc, #576] @ 60f18 │ │ │ │ ldr r5, [r4, r2] │ │ │ │ ldr r4, [r4, r3] │ │ │ │ - cmp r0, #1 │ │ │ │ - beq 5e8fc │ │ │ │ - ldr r1, [r5] │ │ │ │ + beq 60edc │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 5c828 │ │ │ │ + ldr r1, [r5] │ │ │ │ + bl 5ecb4 │ │ │ │ mov r0, #1 │ │ │ │ - ldr r2, [pc, #520] @ 5e93c │ │ │ │ - ldr r3, [pc, #492] @ 5e924 │ │ │ │ + ldr r2, [pc, #548] @ 60f1c │ │ │ │ + ldr r3, [pc, #520] @ 60f04 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 5e91c │ │ │ │ + bne 60efc │ │ │ │ add sp, sp, #12 │ │ │ │ - pop {r4, r5, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #8 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mvn r0, #2 │ │ │ │ - b 5e72c │ │ │ │ - ldr r3, [pc, #472] @ 5e940 │ │ │ │ + b 60cf0 │ │ │ │ + ldr r3, [pc, #492] @ 60f20 │ │ │ │ sub r0, r0, #7 │ │ │ │ - add r3, pc, r3 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ + add r3, pc, r3 │ │ │ │ str r0, [r3, #124] @ 0x7c │ │ │ │ - b 5e728 │ │ │ │ - ldr r2, [pc, #448] @ 5e944 │ │ │ │ - ldr r3, [pc, #412] @ 5e924 │ │ │ │ + b 60cec │ │ │ │ + ldr r2, [pc, #468] @ 60f24 │ │ │ │ + ldr r3, [pc, #432] @ 60f04 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 5e91c │ │ │ │ - ldrd r0, [ip] │ │ │ │ + bne 60efc │ │ │ │ + ldrd r0, [r1] │ │ │ │ + add sp, sp, #12 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr lr, [sp, #8] │ │ │ │ add sp, sp, #12 │ │ │ │ - pop {r4, r5, lr} │ │ │ │ - b 5b22c │ │ │ │ - ldr r2, [pc, #400] @ 5e948 │ │ │ │ - ldr r3, [pc, #360] @ 5e924 │ │ │ │ + b 5d594 │ │ │ │ + ldr r2, [pc, #412] @ 60f28 │ │ │ │ + ldr r3, [pc, #372] @ 60f04 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 5e91c │ │ │ │ - mov r1, ip │ │ │ │ + bne 60efc │ │ │ │ ldr r0, [r1], #4 │ │ │ │ add sp, sp, #12 │ │ │ │ - pop {r4, r5, lr} │ │ │ │ - b 5b574 │ │ │ │ - ldr r3, [pc, #348] @ 5e94c │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr lr, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + b 5d8f4 │ │ │ │ + ldr r3, [pc, #356] @ 60f2c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #96] @ 0x60 │ │ │ │ blx r3 │ │ │ │ - b 5e728 │ │ │ │ - ldr r3, [pc, #332] @ 5e950 │ │ │ │ + b 60cec │ │ │ │ + ldr r3, [pc, #340] @ 60f30 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ blx r3 │ │ │ │ - b 5e728 │ │ │ │ - ldr r5, [pc, #316] @ 5e954 │ │ │ │ - ldr r4, [ip] │ │ │ │ + b 60cec │ │ │ │ + ldr r5, [pc, #324] @ 60f34 │ │ │ │ + ldr r4, [r1] │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 5e880 │ │ │ │ - ldr r3, [pc, #296] @ 5e958 │ │ │ │ + bne 60e5c │ │ │ │ + movw r3, #21016 @ 0x5218 │ │ │ │ + movt r3, #16967 @ 0x4247 │ │ │ │ + cmp r4, r3 │ │ │ │ + beq 60ed4 │ │ │ │ + movw r3, #16920 @ 0x4218 │ │ │ │ + movt r3, #21063 @ 0x5247 │ │ │ │ cmp r4, r3 │ │ │ │ - beq 5e8f4 │ │ │ │ - add r3, r3, #267386880 @ 0xff00000 │ │ │ │ - add r3, r3, #1044480 @ 0xff000 │ │ │ │ - cmp r4, r3 │ │ │ │ - beq 5e8f4 │ │ │ │ + beq 60ed4 │ │ │ │ mov r0, #0 │ │ │ │ - b 5e72c │ │ │ │ - ldr r3, [pc, #264] @ 5e95c │ │ │ │ + b 60cf0 │ │ │ │ + ldr r3, [pc, #264] @ 60f38 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ - b 5e728 │ │ │ │ - ldr r2, [pc, #204] @ 5e934 │ │ │ │ - ldr r3, [pc, #204] @ 5e938 │ │ │ │ + b 60cec │ │ │ │ + ldr r2, [pc, #208] @ 60f14 │ │ │ │ + ldr r3, [pc, #208] @ 60f18 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r2] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 5c828 │ │ │ │ - b 5e728 │ │ │ │ + bl 5ecb4 │ │ │ │ + b 60cec │ │ │ │ mov r2, #0 │ │ │ │ mov r3, sp │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl ca6f8 │ │ │ │ + bl d1e94 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 5e828 │ │ │ │ + beq 60e00 │ │ │ │ ldr r3, [sp] │ │ │ │ sub r3, r3, #8 │ │ │ │ bics r3, r3, #8 │ │ │ │ - beq 5e8c0 │ │ │ │ + beq 60e9c │ │ │ │ ldr r3, [r5, #16] │ │ │ │ cmp r3, #1 │ │ │ │ - bgt 5e90c │ │ │ │ + bgt 60eec │ │ │ │ cmp r3, #0 │ │ │ │ - bge 5e828 │ │ │ │ + bge 60e00 │ │ │ │ add r3, r4, #-1358954496 @ 0xaf000000 │ │ │ │ sub r3, r3, #52 @ 0x34 │ │ │ │ bfc r3, #8, #19 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 5e8ec │ │ │ │ - ldr r3, [pc, #132] @ 5e960 │ │ │ │ + beq 60ecc │ │ │ │ add r4, r4, #-872415232 @ 0xcc000000 │ │ │ │ + mov r3, #248 @ 0xf8 │ │ │ │ + movt r3, #65280 @ 0xff00 │ │ │ │ sub r4, r4, #81 @ 0x51 │ │ │ │ and r3, r3, r4 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 5e844 │ │ │ │ + beq 60e20 │ │ │ │ movw r0, #1079 @ 0x437 │ │ │ │ - b 5e72c │ │ │ │ + b 60cf0 │ │ │ │ mov r0, #7 │ │ │ │ - b 5e72c │ │ │ │ - ldr r1, [r5] │ │ │ │ + b 60cf0 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 5db54 │ │ │ │ - b 5e71c │ │ │ │ + ldr r1, [r5] │ │ │ │ + bl 6010c │ │ │ │ + b 60ce0 │ │ │ │ sub r3, r3, #5 │ │ │ │ cmp r3, #2 │ │ │ │ - bls 5e828 │ │ │ │ - b 5e8c0 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq pc, sp, r8, lsl ip @ │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - andseq lr, sl, r4, asr #20 │ │ │ │ - strdeq pc, [sp], -ip @ │ │ │ │ - eoreq sp, lr, ip, asr r7 │ │ │ │ - andeq r1, r0, r4, ror #19 │ │ │ │ - andeq r1, r0, r4, lsl #22 │ │ │ │ - eoreq pc, sp, ip, lsl #23 │ │ │ │ - eoreq sp, lr, r0, ror #13 │ │ │ │ - eoreq pc, sp, ip, lsr fp @ │ │ │ │ - eoreq pc, sp, r8, lsl #22 │ │ │ │ - eoreq sp, lr, ip, asr r6 │ │ │ │ - eoreq sp, lr, r8, asr #12 │ │ │ │ - eoreq sp, lr, r0, lsr r6 │ │ │ │ - submi r5, r7, #24, 4 @ 0x80000001 │ │ │ │ - strdeq sp, [lr], -r8 @ │ │ │ │ - @ instruction: 0xff0000f8 │ │ │ │ + bls 60e00 │ │ │ │ + b 60e9c │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eoreq sp, pc, r8, asr r6 @ │ │ │ │ + muleq r0, ip, ip │ │ │ │ + andseq lr, fp, ip, asr #13 │ │ │ │ + eoreq sp, pc, r8, asr #12 │ │ │ │ + mlaseq r0, r8, r1, fp │ │ │ │ + ldrdeq r1, [r0], -r0 │ │ │ │ + strdeq r1, [r0], -r0 │ │ │ │ + ldrdeq sp, [pc], -r8 @ │ │ │ │ + eorseq fp, r0, ip, lsl #2 │ │ │ │ + eoreq sp, pc, r0, lsl #11 │ │ │ │ + eoreq sp, pc, r4, asr #10 │ │ │ │ + eorseq fp, r0, r4, lsl #1 │ │ │ │ + eorseq fp, r0, r0, ror r0 │ │ │ │ + eorseq fp, r0, r8, asr r0 │ │ │ │ + eorseq fp, r0, ip, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ + strd r4, [sp, #-28]! @ 0xffffffe4 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + str lr, [sp, #24] │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r2 │ │ │ │ - ldr r2, [pc, #584] @ 5ebc8 │ │ │ │ + ldr r2, [pc, #596] @ 611b8 │ │ │ │ mov r6, r3 │ │ │ │ - ldr r3, [pc, #580] @ 5ebcc │ │ │ │ sub sp, sp, #28 │ │ │ │ + ldr r3, [pc, #588] @ 611bc │ │ │ │ + ldr r4, [pc, #588] @ 611c0 │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r4, [pc, #572] @ 5ebd0 │ │ │ │ + ldr r9, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - ldr r7, [sp, #64] @ 0x40 │ │ │ │ + add r2, sp, #16 │ │ │ │ add r4, pc, r4 │ │ │ │ + ldr r7, [sp, #64] @ 0x40 │ │ │ │ + ldr r8, [pc, #564] @ 611c4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [r4, #24] │ │ │ │ - str r0, [r4, #32] │ │ │ │ - add r2, sp, #16 │ │ │ │ add r1, sp, #12 │ │ │ │ + str r0, [r4, #32] │ │ │ │ mov r0, r7 │ │ │ │ - ldr r9, [sp, #60] @ 0x3c │ │ │ │ str r7, [r4, #100] @ 0x64 │ │ │ │ - bl ca6f8 │ │ │ │ - mov r3, #0 │ │ │ │ + bl d1e94 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ + mov r3, #0 │ │ │ │ + add r8, pc, r8 │ │ │ │ str r3, [r4, #124] @ 0x7c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ lsl ip, ip, #16 │ │ │ │ orr ip, ip, r3, lsl #8 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ - ldr r8, [pc, #484] @ 5ebd4 │ │ │ │ - add r8, pc, r8 │ │ │ │ cmp r0, #0 │ │ │ │ orrgt ip, ip, #1 │ │ │ │ - cmp r3, #1 │ │ │ │ str ip, [r4, #12] │ │ │ │ - beq 5eb74 │ │ │ │ - ldr r0, [pc, #460] @ 5ebd8 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - add r0, pc, r0 │ │ │ │ + cmp r3, #1 │ │ │ │ + beq 61164 │ │ │ │ + ldr r0, [pc, #472] @ 611c8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ - add r0, r0, #56 @ 0x38 │ │ │ │ str r9, [sp] │ │ │ │ - bl 50fd0 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r0, r0, #56 @ 0x38 │ │ │ │ + bl 52bb0 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 5ebbc │ │ │ │ - ldr r5, [pc, #424] @ 5ebdc │ │ │ │ + blt 611ac │ │ │ │ + ldr r5, [pc, #436] @ 611cc │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, #68] @ 0x44 │ │ │ │ add r0, r5, #56 @ 0x38 │ │ │ │ blx r3 │ │ │ │ cmn r0, #1 │ │ │ │ - beq 5ebbc │ │ │ │ + beq 611ac │ │ │ │ movw r0, #7938 @ 0x1f02 │ │ │ │ - bl 24b9c │ │ │ │ - ldr r2, [pc, #392] @ 5ebe0 │ │ │ │ + bl 24ac8 │ │ │ │ + ldr r2, [pc, #404] @ 611d0 │ │ │ │ mov r1, #6 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r0, #7936 @ 0x1f00 │ │ │ │ - bl 24b9c │ │ │ │ + bl 24ac8 │ │ │ │ mov r6, r0 │ │ │ │ movw r0, #7937 @ 0x1f01 │ │ │ │ - bl 24b9c │ │ │ │ - ldr r2, [pc, #352] @ 5ebe4 │ │ │ │ + bl 24ac8 │ │ │ │ + ldr r2, [pc, #364] @ 611d4 │ │ │ │ mov r3, r6 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #6 │ │ │ │ - str r4, [sp, #4] │ │ │ │ - str r0, [sp] │ │ │ │ + stm sp, {r0, r4} │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #49 @ 0x31 │ │ │ │ - bhi 5eb54 │ │ │ │ - beq 5eba0 │ │ │ │ + bhi 61144 │ │ │ │ + beq 61190 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #164] @ 0xa4 │ │ │ │ - ldr r2, [pc, #300] @ 5ebe8 │ │ │ │ + ldr r2, [pc, #316] @ 611d8 │ │ │ │ mov r1, #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r4, [pc, #284] @ 5ebec │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r4, [pc, #300] @ 611dc │ │ │ │ mov r0, r7 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, r4, #40 @ 0x28 │ │ │ │ add r3, r4, #44 @ 0x2c │ │ │ │ add r1, r4, #160 @ 0xa0 │ │ │ │ str r2, [sp] │ │ │ │ add r2, r4, #136 @ 0x88 │ │ │ │ - bl 4d86c │ │ │ │ + bl 4f1f4 │ │ │ │ ldr r3, [r4, #160] @ 0xa0 │ │ │ │ - ldr r2, [pc, #248] @ 5ebf0 │ │ │ │ - ldr r1, [pc, #248] @ 5ebf4 │ │ │ │ + ldr r2, [pc, #264] @ 611e0 │ │ │ │ + ldr r1, [pc, #264] @ 611e4 │ │ │ │ add r3, r3, #7 │ │ │ │ lsr r3, r3, #3 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ ldr r1, [r8, r1] │ │ │ │ ldr r3, [r8, r2] │ │ │ │ ldr r1, [r1] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 5db54 │ │ │ │ + bl 6010c │ │ │ │ cmn r0, #1 │ │ │ │ movne r0, #0 │ │ │ │ moveq r0, #1 │ │ │ │ rsb r0, r0, #0 │ │ │ │ - ldr r2, [pc, #200] @ 5ebf8 │ │ │ │ - ldr r3, [pc, #152] @ 5ebcc │ │ │ │ + ldr r2, [pc, #216] @ 611e8 │ │ │ │ + ldr r3, [pc, #168] @ 611bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 5ebc4 │ │ │ │ + bne 611b4 │ │ │ │ add sp, sp, #28 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + add sp, sp, #24 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r5, #164] @ 0xa4 │ │ │ │ - ldr r2, [pc, #152] @ 5ebfc │ │ │ │ + ldr r2, [pc, #152] @ 611ec │ │ │ │ mov r1, #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - b 5eac8 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 610a8 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d224 │ │ │ │ + bl 5f744 │ │ │ │ cmn r0, #1 │ │ │ │ - beq 5ebbc │ │ │ │ + beq 611ac │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ - beq 5ea2c │ │ │ │ - b 5ea04 │ │ │ │ + beq 61010 │ │ │ │ + b 60fe8 │ │ │ │ ldrb r3, [r4, #2] │ │ │ │ cmp r3, #49 @ 0x31 │ │ │ │ movhi r3, #1 │ │ │ │ movls r3, #0 │ │ │ │ str r3, [r5, #164] @ 0xa4 │ │ │ │ - bls 5eab4 │ │ │ │ - b 5eb5c │ │ │ │ + bls 61094 │ │ │ │ + b 6114c │ │ │ │ mvn r0, #0 │ │ │ │ - b 5eb28 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq pc, sp, r8, lsr r9 @ │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - strhteq sp, [lr], -r0 │ │ │ │ - ldrdeq pc, [sp], -r4 @ │ │ │ │ - eoreq sp, lr, ip, lsr r4 │ │ │ │ - eoreq sp, lr, r8, lsl r4 │ │ │ │ - andseq r4, r7, ip, ror #31 │ │ │ │ - andseq r4, r7, r8, ror #31 │ │ │ │ - andseq r5, r7, r8, lsr #32 │ │ │ │ - eoreq sp, lr, r8, ror r3 │ │ │ │ - andeq r1, r0, r4, lsl #22 │ │ │ │ - andeq r1, r0, r4, ror #19 │ │ │ │ - mlaeq sp, r0, r7, pc @ │ │ │ │ - andseq r4, r7, r0, lsr pc │ │ │ │ + b 61108 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eoreq sp, pc, r0, ror #6 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq sl, r0, r8, asr #29 │ │ │ │ + eoreq sp, pc, r4, lsl r3 @ │ │ │ │ + eorseq sl, r0, ip, asr #28 │ │ │ │ + eorseq sl, r0, r4, lsr lr │ │ │ │ + andseq r4, r8, r0, asr ip │ │ │ │ + andseq r4, r8, r8, asr #24 │ │ │ │ + mulseq r8, r4, ip │ │ │ │ + mlaseq r0, r8, sp, sl │ │ │ │ + strdeq r1, [r0], -r0 │ │ │ │ + ldrdeq r1, [r0], -r0 │ │ │ │ + eoreq sp, pc, r0, asr #3 │ │ │ │ + andseq r4, r8, ip, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ - ldr r2, [pc, #1832] @ 5f340 │ │ │ │ - ldr r3, [pc, #1832] @ 5f344 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ + ldr r2, [pc, #1844] @ 6194c │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ mov r4, r1 │ │ │ │ mov r1, #4 │ │ │ │ mov r7, r0 │ │ │ │ + ldr r3, [pc, #1828] @ 61950 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 23e28 │ │ │ │ + bl 23d60 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 5ed04 │ │ │ │ - ldr r5, [pc, #1784] @ 5f348 │ │ │ │ - ldr r6, [pc, #1784] @ 5f34c │ │ │ │ - ldr r8, [pc, #1784] @ 5f350 │ │ │ │ + beq 61318 │ │ │ │ + ldr r6, [pc, #1796] @ 61954 │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ - add r5, pc, r5 │ │ │ │ + mov r2, #1 │ │ │ │ + mov r1, r3 │ │ │ │ + str r7, [sp, #4] │ │ │ │ + ldr r8, [pc, #1780] @ 61958 │ │ │ │ + ldr r5, [pc, #1780] @ 6195c │ │ │ │ add r6, pc, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ - mov r1, r3 │ │ │ │ - mov r2, #1 │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r8, [sp] │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #8] │ │ │ │ - str r7, [sp, #4] │ │ │ │ - str r8, [sp] │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ mov r1, #4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 23e28 │ │ │ │ + bl 23d60 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 5ecfc │ │ │ │ - mov r3, #512 @ 0x200 │ │ │ │ + beq 61310 │ │ │ │ add r6, r6, #4 │ │ │ │ + mov r3, #512 @ 0x200 │ │ │ │ + str r8, [sp] │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #1 │ │ │ │ + str r7, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #8] │ │ │ │ - str r7, [sp, #4] │ │ │ │ - str r8, [sp] │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ mov r1, #4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 23e28 │ │ │ │ + bl 23d60 │ │ │ │ cmp r0, #0 │ │ │ │ mvnne r0, #1 │ │ │ │ - beq 5ecfc │ │ │ │ - ldr r2, [pc, #1660] @ 5f354 │ │ │ │ - ldr r3, [pc, #1640] @ 5f344 │ │ │ │ + beq 61310 │ │ │ │ + ldr r2, [pc, #1672] @ 61960 │ │ │ │ + ldr r3, [pc, #1652] @ 61950 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 5f318 │ │ │ │ + bne 61924 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r7, [pc, #1620] @ 5f358 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r7, [pc, #1612] @ 61964 │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #1616] @ 5f35c │ │ │ │ + ldr r1, [pc, #1608] @ 61968 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 2372c │ │ │ │ + bl 23664 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 5f310 │ │ │ │ + beq 6191c │ │ │ │ mov r2, #2 │ │ │ │ mov r1, #0 │ │ │ │ - bl 22aa8 │ │ │ │ + bl 22a04 │ │ │ │ mov r0, r5 │ │ │ │ - bl 236fc │ │ │ │ + bl 23634 │ │ │ │ cmp r0, #52428800 @ 0x3200000 │ │ │ │ mov r6, r0 │ │ │ │ - bhi 5ef0c │ │ │ │ + bhi 61518 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - bl 25274 │ │ │ │ + bl 251a0 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 5f300 │ │ │ │ + beq 6190c │ │ │ │ mov r2, #0 │ │ │ │ - mov r1, r2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 22aa8 │ │ │ │ + mov r1, r2 │ │ │ │ + bl 22a04 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ - bl 243ec │ │ │ │ + bl 24324 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2294c │ │ │ │ + bl 228a8 │ │ │ │ cmp r9, #1 │ │ │ │ - bne 5eee0 │ │ │ │ + bne 614ec │ │ │ │ mov r0, #0 │ │ │ │ - bl 23fb4 │ │ │ │ + bl 23eec │ │ │ │ str r0, [sp, #24] │ │ │ │ - bl 22880 │ │ │ │ + bl 227dc │ │ │ │ str r0, [sp, #28] │ │ │ │ - bl 23d80 │ │ │ │ - ldr r5, [sp, #28] │ │ │ │ + bl 23cb8 │ │ │ │ ldr sl, [sp, #24] │ │ │ │ + str r0, [sp, #32] │ │ │ │ + ldr r5, [sp, #28] │ │ │ │ cmp sl, #0 │ │ │ │ cmpne r5, #0 │ │ │ │ moveq r5, #1 │ │ │ │ movne r5, #0 │ │ │ │ cmp r0, #0 │ │ │ │ orreq r5, r5, #1 │ │ │ │ cmp r5, #0 │ │ │ │ - str r0, [sp, #32] │ │ │ │ - bne 5ef1c │ │ │ │ + bne 61528 │ │ │ │ mov r0, #61 @ 0x3d │ │ │ │ - bl 24248 │ │ │ │ - mov r2, r5 │ │ │ │ + bl 24180 │ │ │ │ mov r1, r0 │ │ │ │ + mov r2, r5 │ │ │ │ mov r0, sl │ │ │ │ - bl 21aac │ │ │ │ + bl 21a14 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 5f290 │ │ │ │ - ldr r1, [sp, #28] │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ + blt 61898 │ │ │ │ + ldrd r0, [sp, #24] │ │ │ │ + str r8, [r1, #24] │ │ │ │ str r6, [r1, #28] │ │ │ │ str r9, [r1, #36] @ 0x24 │ │ │ │ - str r8, [r1, #24] │ │ │ │ - bl 221c0 │ │ │ │ + bl 2211c │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 5f108 │ │ │ │ - ldr r0, [pc, #1360] @ 5f360 │ │ │ │ + beq 61714 │ │ │ │ + ldr r0, [pc, #1356] @ 6196c │ │ │ │ + vmov.i32 q8, #0 @ 0x00000000 │ │ │ │ + add r3, r4, #12 │ │ │ │ mov r1, r5 │ │ │ │ + mov r2, #1024 @ 0x400 │ │ │ │ + vst1.8 {d16-d17}, [r4] │ │ │ │ add r0, pc, r0 │ │ │ │ + vst1.8 {d16}, [r3] │ │ │ │ add r0, r0, #512 @ 0x200 │ │ │ │ - mov r2, #1024 @ 0x400 │ │ │ │ - str r5, [r4] │ │ │ │ - str r5, [r4, #4] │ │ │ │ - str r5, [r4, #8] │ │ │ │ - str r5, [r4, #12] │ │ │ │ - str r5, [r4, #16] │ │ │ │ - bl 24368 │ │ │ │ + bl 242a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r6, [r3, #120] @ 0x78 │ │ │ │ cmp r6, #11 │ │ │ │ - beq 5ef44 │ │ │ │ + beq 61550 │ │ │ │ cmp r6, #26 │ │ │ │ - beq 5f2b8 │ │ │ │ + beq 618c0 │ │ │ │ cmp r6, #2 │ │ │ │ moveq r2, #24 │ │ │ │ streq r2, [r4, #8] │ │ │ │ - beq 5ef4c │ │ │ │ + beq 61558 │ │ │ │ mov r9, #0 │ │ │ │ - ldr r2, [pc, #1276] @ 5f364 │ │ │ │ + ldr r2, [pc, #1276] @ 61970 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, #2 │ │ │ │ + mov r1, #7 │ │ │ │ str r3, [r4, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ - mov r1, #7 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r9, #0 │ │ │ │ mov r3, r0 │ │ │ │ - beq 5ef4c │ │ │ │ + beq 61558 │ │ │ │ ldr r5, [r4, #8] │ │ │ │ cmp r5, #0 │ │ │ │ - bne 5f17c │ │ │ │ + bne 61784 │ │ │ │ mov r1, #0 │ │ │ │ - bl 221c0 │ │ │ │ + bl 2211c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 241e8 │ │ │ │ + bl 24120 │ │ │ │ add r0, sp, #32 │ │ │ │ - bl 22004 │ │ │ │ + bl 21f6c │ │ │ │ add r0, sp, #28 │ │ │ │ - bl 22568 │ │ │ │ + bl 224c4 │ │ │ │ add r0, sp, #24 │ │ │ │ - bl 234a4 │ │ │ │ + bl 233e8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 21d94 │ │ │ │ + bl 21cfc │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 5ef84 │ │ │ │ + bne 61590 │ │ │ │ mov r3, #1 │ │ │ │ - b 5eeec │ │ │ │ + b 614f8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 21d94 │ │ │ │ + bl 21cfc │ │ │ │ mov r3, #5 │ │ │ │ - ldr r2, [pc, #1140] @ 5f368 │ │ │ │ + ldr r2, [pc, #1140] @ 61974 │ │ │ │ mov r0, #2 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #7 │ │ │ │ str r7, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mvn r0, #4 │ │ │ │ - b 5ecd0 │ │ │ │ + b 612d0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2294c │ │ │ │ + bl 228a8 │ │ │ │ mov r3, #3 │ │ │ │ - b 5eeec │ │ │ │ + b 614f8 │ │ │ │ add r0, sp, #32 │ │ │ │ - bl 22004 │ │ │ │ + bl 21f6c │ │ │ │ add r0, sp, #28 │ │ │ │ - bl 22568 │ │ │ │ + bl 224c4 │ │ │ │ add r0, sp, #24 │ │ │ │ - bl 234a4 │ │ │ │ + bl 233e8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 21d94 │ │ │ │ + bl 21cfc │ │ │ │ mov r3, #6 │ │ │ │ - b 5eeec │ │ │ │ + b 614f8 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #8] │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 221c0 │ │ │ │ + bl 2211c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 241e8 │ │ │ │ + bl 24120 │ │ │ │ add r0, sp, #32 │ │ │ │ - bl 22004 │ │ │ │ + bl 21f6c │ │ │ │ add r0, sp, #28 │ │ │ │ - bl 22568 │ │ │ │ + bl 224c4 │ │ │ │ add r0, sp, #24 │ │ │ │ - bl 234a4 │ │ │ │ + bl 233e8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 21d94 │ │ │ │ - b 5eed8 │ │ │ │ + bl 21cfc │ │ │ │ + b 614e4 │ │ │ │ cmp r6, #2 │ │ │ │ cmpne r6, #11 │ │ │ │ moveq r5, #1 │ │ │ │ movne r5, #0 │ │ │ │ - beq 5efa8 │ │ │ │ + beq 615b4 │ │ │ │ cmp r6, #26 │ │ │ │ - beq 5f068 │ │ │ │ + beq 61674 │ │ │ │ mvn r0, #7 │ │ │ │ - b 5ecd0 │ │ │ │ + b 612d0 │ │ │ │ ldr r7, [r4] │ │ │ │ - ldr r2, [r4, #4] │ │ │ │ - mov r3, #32 │ │ │ │ - mul r7, r2, r7 │ │ │ │ + mov r2, #32 │ │ │ │ + mov r0, #1 │ │ │ │ + ldr r3, [r4, #4] │ │ │ │ + str r2, [r4, #8] │ │ │ │ ldr r8, [r4, #12] │ │ │ │ + ldr r5, [r4, #16] │ │ │ │ + mul r7, r3, r7 │ │ │ │ lsl r7, r7, #2 │ │ │ │ mov r1, r7 │ │ │ │ - mov r0, #1 │ │ │ │ - str r3, [r4, #8] │ │ │ │ str r7, [r4, #12] │ │ │ │ - ldr r5, [r4, #16] │ │ │ │ - bl 25460 │ │ │ │ + bl 2538c │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r4, #16] │ │ │ │ - beq 5f31c │ │ │ │ - ldr r2, [pc, #896] @ 5f36c │ │ │ │ + beq 61928 │ │ │ │ + ldr r2, [pc, #896] @ 61978 │ │ │ │ mov r3, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #7 │ │ │ │ mov r0, #2 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ cmp r6, #11 │ │ │ │ - beq 5f0c8 │ │ │ │ + beq 616d4 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 5f058 │ │ │ │ + beq 61664 │ │ │ │ ldr ip, [r4, #16] │ │ │ │ mov r1, r5 │ │ │ │ sub r0, ip, #4 │ │ │ │ ldrb r3, [r1, #1] │ │ │ │ - ldrb r2, [r1] │ │ │ │ + add r1, r1, #3 │ │ │ │ + ldrb r2, [r1, #-3] │ │ │ │ lsl r3, r3, #8 │ │ │ │ orr r3, r3, r2, lsl #16 │ │ │ │ - ldrb r2, [r1, #2] │ │ │ │ - add r1, r1, #3 │ │ │ │ + ldrb r2, [r1, #-1] │ │ │ │ orr r3, r3, r2 │ │ │ │ - orr r3, r3, #-16777216 @ 0xff000000 │ │ │ │ mov r2, r0 │ │ │ │ + orr r3, r3, #-16777216 @ 0xff000000 │ │ │ │ str r3, [r0, #4]! │ │ │ │ add r3, r2, #8 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ sub r3, r3, ip │ │ │ │ cmp r2, r3 │ │ │ │ - bhi 5f01c │ │ │ │ + bhi 61628 │ │ │ │ mov r0, r5 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ mov r0, #0 │ │ │ │ - b 5ecd0 │ │ │ │ - ldr r2, [pc, #768] @ 5f370 │ │ │ │ + b 612d0 │ │ │ │ + ldr r2, [pc, #768] @ 6197c │ │ │ │ mov r1, #7 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #2 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 5f060 │ │ │ │ + beq 6166c │ │ │ │ ldr r2, [r4, #16] │ │ │ │ mov r1, r5 │ │ │ │ + add r1, r1, #4 │ │ │ │ ldrb r3, [r2] │ │ │ │ ldrb lr, [r2, #3] │ │ │ │ ldrb ip, [r2, #2] │ │ │ │ lsl r3, r3, #16 │ │ │ │ ldrb r0, [r2, #1] │ │ │ │ orr r3, r3, lr, lsl #24 │ │ │ │ orr r3, r3, ip │ │ │ │ orr r3, r3, r0, lsl #8 │ │ │ │ str r3, [r2], #4 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ - add r1, r1, #4 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 5f090 │ │ │ │ - b 5f060 │ │ │ │ + bcc 6169c │ │ │ │ + b 6166c │ │ │ │ cmp r8, #0 │ │ │ │ - beq 5f058 │ │ │ │ + beq 61664 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ - ldr ip, [pc, #664] @ 5f374 │ │ │ │ sub r0, r8, #1 │ │ │ │ - add ip, pc, ip │ │ │ │ sub r2, r5, #1 │ │ │ │ - sub r1, r1, #4 │ │ │ │ add r0, r5, r0 │ │ │ │ + ldr ip, [pc, #652] @ 61980 │ │ │ │ + sub r1, r1, #4 │ │ │ │ + add ip, pc, ip │ │ │ │ ldrb r3, [r2, #1]! │ │ │ │ add r3, ip, r3, lsl #2 │ │ │ │ - ldr r3, [r3, #512] @ 0x200 │ │ │ │ cmp r2, r0 │ │ │ │ + ldr r3, [r3, #512] @ 0x200 │ │ │ │ str r3, [r1, #4]! │ │ │ │ - bne 5f0ec │ │ │ │ - b 5f058 │ │ │ │ - ldr r1, [sp, #32] │ │ │ │ + bne 616f8 │ │ │ │ + b 61664 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 24c74 │ │ │ │ + ldr r1, [sp, #32] │ │ │ │ + bl 24ba0 │ │ │ │ + mov r9, r0 │ │ │ │ + ldr r0, [pc, #600] @ 61984 │ │ │ │ + vmov.i32 q8, #0 @ 0x00000000 │ │ │ │ + add r3, r4, #12 │ │ │ │ mov r1, r6 │ │ │ │ - str r6, [r4] │ │ │ │ - str r6, [r4, #4] │ │ │ │ - str r6, [r4, #8] │ │ │ │ - str r6, [r4, #12] │ │ │ │ - str r6, [r4, #16] │ │ │ │ mov r2, #1024 @ 0x400 │ │ │ │ - mov r9, r0 │ │ │ │ - ldr r0, [pc, #572] @ 5f378 │ │ │ │ + vst1.8 {d16-d17}, [r4] │ │ │ │ add r0, pc, r0 │ │ │ │ + vst1.8 {d16}, [r3] │ │ │ │ add r0, r0, #512 @ 0x200 │ │ │ │ - bl 24368 │ │ │ │ + bl 242a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r6, [r3, #120] @ 0x78 │ │ │ │ cmp r6, #11 │ │ │ │ - beq 5f2f8 │ │ │ │ + beq 61904 │ │ │ │ cmp r6, #26 │ │ │ │ - beq 5f2c4 │ │ │ │ + beq 618cc │ │ │ │ cmp r6, #2 │ │ │ │ clzne r9, r9 │ │ │ │ lsrne r9, r9, #5 │ │ │ │ - bne 5ee60 │ │ │ │ + bne 6146c │ │ │ │ mov r5, #24 │ │ │ │ cmp r9, #0 │ │ │ │ str r5, [r4, #8] │ │ │ │ - bne 5ef4c │ │ │ │ + bne 61558 │ │ │ │ ldrd r2, [r3, #96] @ 0x60 │ │ │ │ lsr r5, r5, #3 │ │ │ │ + mov r1, #7 │ │ │ │ + mov r0, #2 │ │ │ │ mul r5, r2, r5 │ │ │ │ strd r2, [r4] │ │ │ │ + ldr r2, [pc, #484] @ 61988 │ │ │ │ mul r3, r5, r3 │ │ │ │ - ldr r2, [pc, #484] @ 5f37c │ │ │ │ - mov r1, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r0, #2 │ │ │ │ str r3, [r4, #12] │ │ │ │ mov r3, r7 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r3, [r4, #8] │ │ │ │ - ldr r2, [pc, #456] @ 5f380 │ │ │ │ - str r3, [sp, #4] │ │ │ │ + bl b155c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #7 │ │ │ │ mov r0, #2 │ │ │ │ + ldr r2, [pc, #452] @ 6198c │ │ │ │ str r3, [sp] │ │ │ │ - ldr r3, [r4] │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #424] @ 5f384 │ │ │ │ - ldr r3, [r4, #12] │ │ │ │ + ldr r3, [r4, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [r4] │ │ │ │ + bl b155c │ │ │ │ + ldr r2, [pc, #428] @ 61990 │ │ │ │ mov r1, #7 │ │ │ │ mov r0, #2 │ │ │ │ - bl ab6e0 │ │ │ │ + ldr r3, [r4, #12] │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 24020 │ │ │ │ + bl 23f58 │ │ │ │ cmp r0, #0 │ │ │ │ mov r3, r0 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldreq r3, [sp, #24] │ │ │ │ - beq 5ef4c │ │ │ │ + beq 61558 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr fp, [r4, #4] │ │ │ │ - ldr r2, [r1, #32] │ │ │ │ ldr r9, [r1] │ │ │ │ - cmp r5, r2 │ │ │ │ str r1, [sp, #16] │ │ │ │ - beq 5f2cc │ │ │ │ + ldr r2, [r1, #32] │ │ │ │ + cmp r5, r2 │ │ │ │ + beq 618d4 │ │ │ │ cmp fp, #0 │ │ │ │ - strgt r4, [sp, #20] │ │ │ │ movgt sl, #0 │ │ │ │ + strgt r4, [sp, #20] │ │ │ │ movgt r4, r5 │ │ │ │ movgt r5, r2 │ │ │ │ - ble 5f264 │ │ │ │ + ble 6186c │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, r4 │ │ │ │ - bl 22d0c │ │ │ │ add sl, sl, #1 │ │ │ │ + bl 22c68 │ │ │ │ cmp fp, sl │ │ │ │ add r9, r9, r5 │ │ │ │ add r3, r0, r4 │ │ │ │ - bne 5f23c │ │ │ │ + bne 61844 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ cmp r1, #0 │ │ │ │ - beq 5f288 │ │ │ │ - ldr r0, [pc, #268] @ 5f388 │ │ │ │ + beq 61890 │ │ │ │ + ldr r0, [pc, #272] @ 61994 │ │ │ │ mov r2, #1024 @ 0x400 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #512 @ 0x200 │ │ │ │ - bl 22d0c │ │ │ │ + bl 22c68 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - b 5ee9c │ │ │ │ + b 614a8 │ │ │ │ add r0, sp, #32 │ │ │ │ - bl 22004 │ │ │ │ + bl 21f6c │ │ │ │ add r0, sp, #28 │ │ │ │ - bl 22568 │ │ │ │ + bl 224c4 │ │ │ │ add r0, sp, #24 │ │ │ │ - bl 234a4 │ │ │ │ + bl 233e8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 21d94 │ │ │ │ + bl 21cfc │ │ │ │ mov r3, #7 │ │ │ │ - b 5eeec │ │ │ │ + b 614f8 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #8] │ │ │ │ - b 5ef4c │ │ │ │ + b 61558 │ │ │ │ mov r5, #32 │ │ │ │ - b 5f170 │ │ │ │ + b 61778 │ │ │ │ cmp r2, #0 │ │ │ │ - sublt r0, fp, #1 │ │ │ │ - mullt r0, r2, r0 │ │ │ │ - rsblt r2, r2, #0 │ │ │ │ - addlt r9, r9, r0 │ │ │ │ - addlt r3, r3, r0 │ │ │ │ + bge 618f0 │ │ │ │ + sub r0, fp, #1 │ │ │ │ + mul r0, r2, r0 │ │ │ │ + rsb r2, r2, #0 │ │ │ │ + add r9, r9, r0 │ │ │ │ + add r3, r3, r0 │ │ │ │ mul r2, r2, fp │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r3 │ │ │ │ - bl 22d0c │ │ │ │ - b 5f264 │ │ │ │ + bl 22c68 │ │ │ │ + b 6186c │ │ │ │ mov r5, #8 │ │ │ │ - b 5f170 │ │ │ │ + b 61778 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2294c │ │ │ │ + bl 228a8 │ │ │ │ mov r3, #4 │ │ │ │ - b 5eeec │ │ │ │ + b 614f8 │ │ │ │ mov r3, #2 │ │ │ │ - b 5eeec │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ + b 614f8 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ mov r0, r5 │ │ │ │ - bl 24c8c │ │ │ │ - ldr r2, [pc, #96] @ 5f38c │ │ │ │ - ldr r3, [r4, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ + bl 24bb8 │ │ │ │ + ldr r2, [pc, #96] @ 61998 │ │ │ │ mov r1, #7 │ │ │ │ mov r0, #2 │ │ │ │ - bl ab6e0 │ │ │ │ - b 5efa0 │ │ │ │ - eoreq pc, sp, r8, lsr #13 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - mlaeq lr, r8, r2, sp │ │ │ │ - andseq lr, sl, r4, lsl #10 │ │ │ │ - andseq r4, r7, r0, lsr #30 │ │ │ │ - eoreq pc, sp, r8, ror #11 │ │ │ │ - strdeq sp, [lr], -r0 @ │ │ │ │ - @ instruction: 0x001689f4 │ │ │ │ - eoreq sp, lr, r0, ror #1 │ │ │ │ - andseq r4, r7, r8, lsl sp │ │ │ │ - andseq r4, r7, r4, lsl sp │ │ │ │ - andseq r4, r7, ip, asr ip │ │ │ │ - andseq r4, r7, r0, lsl #24 │ │ │ │ - eoreq ip, lr, r4, lsl lr │ │ │ │ - strhteq ip, [lr], -r8 │ │ │ │ - andseq r4, r7, r8, lsl sl │ │ │ │ - andseq r4, r7, r8, lsl #20 │ │ │ │ - andseq r4, r7, r0, lsl sl │ │ │ │ - eoreq ip, lr, r4, ror ip │ │ │ │ - @ instruction: 0x001748fc │ │ │ │ + ldr r3, [r4, #12] │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 615ac │ │ │ │ + eoreq sp, pc, r8, lsr #1 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + andseq lr, fp, ip, asr #2 │ │ │ │ + andseq r4, r8, r8, ror #22 │ │ │ │ + eorseq sl, r0, r4, lsl #25 │ │ │ │ + strdeq ip, [pc], -r8 @ │ │ │ │ + ldrsbteq sl, [r0], -ip │ │ │ │ + andseq r8, r7, r0, lsr r6 │ │ │ │ + eorseq sl, r0, r0, asr #21 │ │ │ │ + andseq r4, r8, r4, asr r9 │ │ │ │ + andseq r4, r8, r0, asr r9 │ │ │ │ + mulseq r8, r8, r8 │ │ │ │ + andseq r4, r8, r0, asr #16 │ │ │ │ + ldrshteq sl, [r0], -ip │ │ │ │ + ldrhteq sl, [r0], -r4 │ │ │ │ + andseq r4, r8, ip, asr r6 │ │ │ │ + andseq r4, r8, r8, asr #12 │ │ │ │ + andseq r4, r8, r0, asr r6 │ │ │ │ + eorseq sl, r0, ip, ror #12 │ │ │ │ + andseq r4, r8, r8, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ - bl 24c8c │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r4] │ │ │ │ - str r3, [r4, #4] │ │ │ │ - str r3, [r4, #8] │ │ │ │ - str r3, [r4, #12] │ │ │ │ - str r3, [r4, #16] │ │ │ │ - pop {r4, pc} │ │ │ │ + bl 24bb8 │ │ │ │ + vmov.i32 q8, #0 @ 0x00000000 │ │ │ │ + add r3, r4, #12 │ │ │ │ + vst1.8 {d16-d17}, [r4] │ │ │ │ + vst1.8 {d16}, [r3] │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldm r0, {r3, r8} │ │ │ │ + mov r2, #1 │ │ │ │ + sub sp, sp, #12 │ │ │ │ + mov r6, r1 │ │ │ │ mov r5, r0 │ │ │ │ + mov r0, r2 │ │ │ │ add r4, r3, #7 │ │ │ │ + stm r1, {r3, r8} │ │ │ │ lsr r4, r4, #3 │ │ │ │ + str r2, [r1, #8] │ │ │ │ mul r4, r8, r4 │ │ │ │ - mov r0, #1 │ │ │ │ - sub sp, sp, #12 │ │ │ │ - mov r6, r1 │ │ │ │ - str r3, [r1] │ │ │ │ - str r8, [r1, #4] │ │ │ │ - str r0, [r1, #8] │ │ │ │ str r4, [r1, #12] │ │ │ │ mov r1, r4 │ │ │ │ - bl 25460 │ │ │ │ + bl 2538c │ │ │ │ subs r7, r0, #0 │ │ │ │ str r0, [r6, #16] │ │ │ │ - beq 5f534 │ │ │ │ + beq 61b64 │ │ │ │ cmp r8, #0 │ │ │ │ ldr fp, [r5, #16] │ │ │ │ - beq 5f50c │ │ │ │ + beq 61b44 │ │ │ │ mov r8, #0 │ │ │ │ - mov r1, r8 │ │ │ │ - mov r0, r8 │ │ │ │ + mvn r7, #65280 @ 0xff00 │ │ │ │ mov lr, r8 │ │ │ │ + mov r0, r8 │ │ │ │ + mov ip, r8 │ │ │ │ mov r9, r8 │ │ │ │ - mvn r7, #65280 @ 0xff00 │ │ │ │ mov sl, r8 │ │ │ │ mov r4, fp │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 5f4cc │ │ │ │ - sub ip, lr, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 61af0 │ │ │ │ mov r3, #1 │ │ │ │ - add ip, r4, ip, lsl #2 │ │ │ │ - add fp, lr, r3 │ │ │ │ + add r1, r4, ip, lsl #2 │ │ │ │ mov r2, #0 │ │ │ │ + add fp, ip, r3 │ │ │ │ str r4, [sp, #4] │ │ │ │ - ldr lr, [ip, #4]! │ │ │ │ - orr lr, lr, #-16777216 @ 0xff000000 │ │ │ │ - cmp lr, r7 │ │ │ │ - orrne r1, r1, r3 │ │ │ │ + ldr ip, [r1], #4 │ │ │ │ + orr ip, ip, #-16777216 @ 0xff000000 │ │ │ │ + cmp ip, r7 │ │ │ │ + add ip, fp, r2 │ │ │ │ + orrne lr, lr, r3 │ │ │ │ lsl r3, r3, #1 │ │ │ │ - streq sl, [ip] │ │ │ │ moveq r8, #1 │ │ │ │ + streq sl, [r1, #-4] │ │ │ │ + add r2, r2, #1 │ │ │ │ ands r3, r3, #255 @ 0xff │ │ │ │ - ldreq r4, [r6, #16] │ │ │ │ - add lr, fp, r2 │ │ │ │ - strbeq r1, [r4, r0] │ │ │ │ + bne 61ac8 │ │ │ │ + ldr r4, [r6, #16] │ │ │ │ + strb lr, [r4, r0] │ │ │ │ + mov lr, r3 │ │ │ │ + add r0, r0, #1 │ │ │ │ + mov r3, #1 │ │ │ │ ldr r4, [r5] │ │ │ │ - add r2, r2, #1 │ │ │ │ - moveq r1, r3 │ │ │ │ - addeq r0, r0, #1 │ │ │ │ - moveq r3, #1 │ │ │ │ cmp r4, r2 │ │ │ │ - bhi 5f46c │ │ │ │ + bhi 61a88 │ │ │ │ cmp r3, #1 │ │ │ │ - ldrne r3, [r6, #16] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ - strbne r1, [r3, r0] │ │ │ │ - addne r0, r0, #1 │ │ │ │ - movne r1, #0 │ │ │ │ + beq 61af0 │ │ │ │ + ldr r3, [r6, #16] │ │ │ │ + strb lr, [r3, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + mov lr, #0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ add r9, r9, #1 │ │ │ │ cmp r3, r9 │ │ │ │ - bhi 5f448 │ │ │ │ + bhi 61a68 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 5f508 │ │ │ │ + beq 61b40 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ - ldr r2, [pc, #100] @ 5f554 │ │ │ │ mov r0, #2 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #7 │ │ │ │ - bl ab6e0 │ │ │ │ + ldr r2, [pc, #104] @ 61b84 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r7, [r6, #16] │ │ │ │ mov r0, r7 │ │ │ │ - bl 24c8c │ │ │ │ - mov r2, #0 │ │ │ │ - mov r3, r2 │ │ │ │ - str r2, [r6] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - b 5f4e8 │ │ │ │ - ldr r2, [pc, #28] @ 5f558 │ │ │ │ + bl 24bb8 │ │ │ │ + vmov.i32 q8, #0 @ 0x00000000 │ │ │ │ + add r2, r6, #12 │ │ │ │ + mov r3, #0 │ │ │ │ + vst1.8 {d16-d17}, [r6] │ │ │ │ + vst1.8 {d16}, [r2] │ │ │ │ + b 61b0c │ │ │ │ + ldr r2, [pc, #28] @ 61b88 │ │ │ │ mov r0, #2 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #7 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r0, r7 │ │ │ │ - b 5f500 │ │ │ │ - andseq r4, r7, r4, lsr #15 │ │ │ │ - andseq r4, r7, ip, ror #13 │ │ │ │ + b 61b24 │ │ │ │ + andseq r4, r8, ip, asr #7 │ │ │ │ + andseq r4, r8, r4, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r3, [pc, #1320] @ 5fa9c │ │ │ │ + ldr r3, [pc, #1340] @ 620ec │ │ │ │ mov r6, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r0, #18 │ │ │ │ - bhi 5f5c8 │ │ │ │ + bhi 61c04 │ │ │ │ add r0, r0, r0 │ │ │ │ ldrh r0, [r3, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ nop {0} │ │ │ │ - ldr r6, [pc, #1288] @ 5faa0 │ │ │ │ + ldr r6, [pc, #1308] @ 620f0 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r4, [r6] │ │ │ │ cmp r4, #0 │ │ │ │ - beq 5f5c8 │ │ │ │ - ldr r0, [r4] │ │ │ │ + beq 61c04 │ │ │ │ mov r5, r4 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ - bl 24c8c │ │ │ │ + ldr r0, [r5] │ │ │ │ + bl 24bb8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [r6] │ │ │ │ - bne 5f5a4 │ │ │ │ + bne 61be0 │ │ │ │ mov r5, #0 │ │ │ │ - mov r0, r5 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r3, [pc, #1224] @ 5faa4 │ │ │ │ + b 61cec │ │ │ │ + ldr r3, [pc, #1248] @ 620f4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3, #12] │ │ │ │ cmp r4, #0 │ │ │ │ - beq 5f600 │ │ │ │ + beq 61c38 │ │ │ │ ldr r5, [r1] │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, r5 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - blt 5fa14 │ │ │ │ - ldr r3, [pc, #1184] @ 5faa8 │ │ │ │ + blt 62058 │ │ │ │ + ldr r3, [pc, #1208] @ 620f8 │ │ │ │ str r4, [r6, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r6, [r3, #12] │ │ │ │ - ldr r2, [pc, #1172] @ 5faac │ │ │ │ + ldr r2, [pc, #1196] @ 620fc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, #16] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r2, #16] │ │ │ │ - b 5f77c │ │ │ │ - ldr r4, [pc, #1152] @ 5fab0 │ │ │ │ + b 61dc4 │ │ │ │ + ldr r4, [pc, #1176] @ 62100 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 5f5c8 │ │ │ │ + beq 61c04 │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - beq 5f6b4 │ │ │ │ + beq 61cec │ │ │ │ ldr r8, [r4, #16] │ │ │ │ cmp r8, #1 │ │ │ │ - bls 5f5c8 │ │ │ │ + bls 61c04 │ │ │ │ lsr r7, r8, #1 │ │ │ │ mov r4, r5 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ ldr r4, [r4, #8] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 5fa4c │ │ │ │ + beq 6209c │ │ │ │ cmp r7, r3 │ │ │ │ - bne 5f664 │ │ │ │ + bne 61c9c │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, r6 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - beq 5fa6c │ │ │ │ + beq 620bc │ │ │ │ sub r8, r8, r7 │ │ │ │ movlt r5, r4 │ │ │ │ cmp r8, #1 │ │ │ │ - bhi 5f658 │ │ │ │ - b 5f5c8 │ │ │ │ - ldr r3, [pc, #1028] @ 5fab4 │ │ │ │ + bhi 61c90 │ │ │ │ + b 61c04 │ │ │ │ + ldr r3, [pc, #1052] @ 62104 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r5, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r3, [pc, #1012] @ 5fab8 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r3, [pc, #1020] @ 62108 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 5fa74 │ │ │ │ - ldr r2, [pc, #996] @ 5fabc │ │ │ │ + bne 620c4 │ │ │ │ + ldr r2, [pc, #1004] @ 6210c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 5fa34 │ │ │ │ + beq 62084 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 5f6e4 │ │ │ │ - ldr r1, [pc, #964] @ 5fac0 │ │ │ │ + bne 61d2c │ │ │ │ + ldr r1, [pc, #972] @ 62110 │ │ │ │ str r6, [r2, #24] │ │ │ │ + strd r2, [r6, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [r1, #8] │ │ │ │ - strd r2, [r6, #20] │ │ │ │ - b 5f6b4 │ │ │ │ - ldr r3, [pc, #944] @ 5fac4 │ │ │ │ + b 61cec │ │ │ │ + ldr r3, [pc, #952] @ 62114 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r5, [r3, #4] │ │ │ │ cmp r5, #0 │ │ │ │ - bne 5f758 │ │ │ │ - b 5f5c8 │ │ │ │ - ldr r1, [r6, #4] │ │ │ │ + bne 61da0 │ │ │ │ + b 61c04 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ - bl 60184 │ │ │ │ + ldr r1, [r6, #4] │ │ │ │ + bl 62890 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 5f74c │ │ │ │ - ldr r1, [r6, #8] │ │ │ │ + bne 61d94 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ - bl 60184 │ │ │ │ + ldr r1, [r6, #8] │ │ │ │ + bl 62890 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 5f9e0 │ │ │ │ + beq 62024 │ │ │ │ ldr r5, [r5, #24] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 5f5c8 │ │ │ │ - ldr r1, [r6] │ │ │ │ + beq 61c04 │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 60184 │ │ │ │ + ldr r1, [r6] │ │ │ │ + bl 62890 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 5f74c │ │ │ │ - b 5f724 │ │ │ │ - ldr r3, [pc, #848] @ 5fac8 │ │ │ │ + bne 61d94 │ │ │ │ + b 61d6c │ │ │ │ + ldr r3, [pc, #856] @ 62118 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r3, #8] │ │ │ │ mov r5, r6 │ │ │ │ - mov r0, r5 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r3, [pc, #828] @ 5facc │ │ │ │ + b 61cec │ │ │ │ + ldr r3, [pc, #840] @ 6211c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r5, [r3, #8] │ │ │ │ - b 5f6b4 │ │ │ │ - ldr r3, [pc, #816] @ 5fad0 │ │ │ │ + b 61cec │ │ │ │ + ldr r3, [pc, #828] @ 62120 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r5, [r3, #4] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 5f6b4 │ │ │ │ + beq 61cec │ │ │ │ mov r3, #0 │ │ │ │ - b 5f7c0 │ │ │ │ + b 61e04 │ │ │ │ ldr r5, [r5, #24] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 5fa60 │ │ │ │ + beq 620a4 │ │ │ │ cmp r5, r6 │ │ │ │ add r3, r3, #1 │ │ │ │ - bne 5f7b4 │ │ │ │ + bne 61df8 │ │ │ │ mov r5, r3 │ │ │ │ - b 5f6b4 │ │ │ │ - ldr r2, [pc, #760] @ 5fad4 │ │ │ │ + b 61cec │ │ │ │ + ldr r2, [pc, #772] @ 62124 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 5f5c8 │ │ │ │ + beq 61c04 │ │ │ │ ldr r5, [r3, #20] │ │ │ │ cmp r5, #0 │ │ │ │ - bne 5f818 │ │ │ │ - b 5f6b4 │ │ │ │ - ldr r2, [pc, #728] @ 5fad8 │ │ │ │ + bne 61e5c │ │ │ │ + b 61cec │ │ │ │ + ldr r2, [pc, #740] @ 62128 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 5f5c8 │ │ │ │ + beq 61c04 │ │ │ │ ldr r5, [r3, #24] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 5f6b4 │ │ │ │ + beq 61cec │ │ │ │ str r5, [r2, #8] │ │ │ │ - b 5f6b4 │ │ │ │ - ldr r3, [pc, #692] @ 5fadc │ │ │ │ + b 61cec │ │ │ │ + ldr r3, [pc, #704] @ 6212c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 5f5c8 │ │ │ │ + beq 61c04 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 5f6b4 │ │ │ │ + beq 61cec │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 5f834 │ │ │ │ - b 5f6b4 │ │ │ │ - ldr r3, [pc, #640] @ 5fae0 │ │ │ │ + bne 61e78 │ │ │ │ + b 61cec │ │ │ │ + ldr r3, [pc, #652] @ 62130 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3, #8] │ │ │ │ cmp r4, #0 │ │ │ │ - beq 5f5c8 │ │ │ │ - ldr r3, [r4, #20] │ │ │ │ + beq 61c04 │ │ │ │ ldr r0, [r4] │ │ │ │ + ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ ldrne r2, [r4, #24] │ │ │ │ strne r2, [r3, #24] │ │ │ │ ldr r5, [r4, #24] │ │ │ │ cmp r5, #0 │ │ │ │ strne r3, [r5, #20] │ │ │ │ - ldr r3, [pc, #592] @ 5fae4 │ │ │ │ + ldr r3, [pc, #604] @ 62134 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ str r5, [r3, #8] │ │ │ │ cmp r4, r2 │ │ │ │ streq r5, [r3, #4] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 24c8c │ │ │ │ - b 5f6b4 │ │ │ │ - ldr r5, [pc, #540] @ 5fae8 │ │ │ │ + bl 24bb8 │ │ │ │ + b 61cec │ │ │ │ + ldr r5, [pc, #552] @ 62138 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r4, [r5, #4] │ │ │ │ cmp r4, #0 │ │ │ │ - beq 5f8f4 │ │ │ │ + beq 61f38 │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [r4, #24] │ │ │ │ mov r0, #15 │ │ │ │ - bl 5f55c │ │ │ │ + bl 61b8c │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [r5, #4] │ │ │ │ - bne 5f8d8 │ │ │ │ - ldr r3, [pc, #496] @ 5faec │ │ │ │ + bne 61f1c │ │ │ │ + ldr r3, [pc, #508] @ 6213c │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #8] │ │ │ │ - b 5f5c8 │ │ │ │ + b 61c04 │ │ │ │ mov r1, #28 │ │ │ │ mov r0, #1 │ │ │ │ - bl 25460 │ │ │ │ + bl 2538c │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 5f6b4 │ │ │ │ + beq 61cec │ │ │ │ ldr r0, [r6] │ │ │ │ - bl 601dc │ │ │ │ - str r0, [r5] │ │ │ │ + bl 628e8 │ │ │ │ + mov r3, r0 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ - bl 601dc │ │ │ │ - str r0, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + bl 628e8 │ │ │ │ + mov r3, r0 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ - bl 601dc │ │ │ │ + str r3, [r5, #4] │ │ │ │ + bl 628e8 │ │ │ │ ldrd r2, [r6, #12] │ │ │ │ - strd r2, [r5, #12] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 5f6b4 │ │ │ │ + strd r2, [r5, #12] │ │ │ │ + b 61cec │ │ │ │ cmp r1, #0 │ │ │ │ - beq 5f5c8 │ │ │ │ + beq 61c04 │ │ │ │ ldr r0, [r1] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 24c8c │ │ │ │ - b 5f5c8 │ │ │ │ - ldr r3, [pc, #368] @ 5faf0 │ │ │ │ + bl 24bb8 │ │ │ │ + b 61c04 │ │ │ │ + ldr r3, [pc, #372] @ 62140 │ │ │ │ ldr r5, [pc, r3] │ │ │ │ - b 5f6b4 │ │ │ │ - ldr r3, [pc, #360] @ 5faf4 │ │ │ │ + b 61cec │ │ │ │ + ldr r3, [pc, #364] @ 62144 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3] │ │ │ │ cmp r4, #0 │ │ │ │ - ldrne r5, [r1] │ │ │ │ - bne 5f9b8 │ │ │ │ - str r4, [r1, #4] │ │ │ │ - str r1, [r3] │ │ │ │ - b 5f77c │ │ │ │ + beq 62078 │ │ │ │ + ldr r5, [r1] │ │ │ │ + b 61ffc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 5fa54 │ │ │ │ + beq 620b0 │ │ │ │ mov r4, r3 │ │ │ │ ldr r1, [r4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - bne 5f9a8 │ │ │ │ + bne 61fec │ │ │ │ mov r0, r5 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 24c8c │ │ │ │ - b 5f5c8 │ │ │ │ + bl 24bb8 │ │ │ │ + b 61c04 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r3, [r6, #12] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 5f74c │ │ │ │ + bne 61d94 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r3, [r6, #16] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 5f74c │ │ │ │ - b 5f6b4 │ │ │ │ + bne 61d94 │ │ │ │ + b 61cec │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - bge 5fa28 │ │ │ │ + bge 6206c │ │ │ │ mov r7, r4 │ │ │ │ ldr r4, [r4, #8] │ │ │ │ mov r1, r5 │ │ │ │ cmp r4, #0 │ │ │ │ - bne 5fa04 │ │ │ │ + bne 62048 │ │ │ │ str r4, [r6, #8] │ │ │ │ str r6, [r7, #8] │ │ │ │ - b 5f610 │ │ │ │ + b 61c48 │ │ │ │ + str r1, [r3] │ │ │ │ + str r4, [r1, #4] │ │ │ │ + b 61dc4 │ │ │ │ mov r5, r6 │ │ │ │ - str r3, [r6, #20] │ │ │ │ - str r3, [r6, #24] │ │ │ │ str r6, [r2, #4] │ │ │ │ str r6, [r2, #8] │ │ │ │ - b 5f6b4 │ │ │ │ + str r3, [r6, #20] │ │ │ │ + str r3, [r6, #24] │ │ │ │ + b 61cec │ │ │ │ mov r4, r2 │ │ │ │ - b 5f680 │ │ │ │ - str r6, [r4, #4] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - b 5f77c │ │ │ │ + b 61cb8 │ │ │ │ cmp r6, #0 │ │ │ │ movne r3, r5 │ │ │ │ - b 5f7cc │ │ │ │ + b 61e10 │ │ │ │ + str r6, [r4, #4] │ │ │ │ + str r3, [r6, #4] │ │ │ │ + b 61dc4 │ │ │ │ mov r5, r4 │ │ │ │ - b 5f6b4 │ │ │ │ + b 61cec │ │ │ │ ldr r2, [r3, #24] │ │ │ │ - str r2, [r1, #24] │ │ │ │ cmp r2, #0 │ │ │ │ + str r2, [r1, #24] │ │ │ │ strne r1, [r2, #20] │ │ │ │ - ldr r2, [pc, #108] @ 5faf8 │ │ │ │ + ldr r2, [pc, #108] @ 62148 │ │ │ │ str r3, [r1, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r2, #8] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - b 5f77c │ │ │ │ - @ instruction: 0x001adbf4 │ │ │ │ - eoreq ip, lr, ip, asr pc │ │ │ │ - eoreq ip, lr, r8, lsl pc │ │ │ │ - eoreq ip, lr, r8, ror #29 │ │ │ │ - ldrdeq ip, [lr], -ip @ │ │ │ │ - eoreq ip, lr, r4, asr #29 │ │ │ │ - eoreq ip, lr, r4, asr #28 │ │ │ │ - eoreq ip, lr, r0, lsr lr │ │ │ │ - eoreq ip, lr, ip, lsl lr │ │ │ │ - strdeq ip, [lr], -r4 @ │ │ │ │ - eoreq ip, lr, r0, ror #27 │ │ │ │ - eoreq ip, lr, ip, ror sp │ │ │ │ - eoreq ip, lr, r4, ror #26 │ │ │ │ - eoreq ip, lr, r4, asr sp │ │ │ │ - eoreq ip, lr, r8, lsl sp │ │ │ │ - strdeq ip, [lr], -r4 @ │ │ │ │ - eoreq ip, lr, ip, asr #25 │ │ │ │ - mlaeq lr, r4, ip, ip │ │ │ │ - eoreq ip, lr, r0, ror #24 │ │ │ │ - eoreq ip, lr, r8, lsr #24 │ │ │ │ - strdeq ip, [lr], -r4 @ │ │ │ │ - eoreq ip, lr, r4, ror fp │ │ │ │ - eoreq ip, lr, r8, ror #22 │ │ │ │ - eoreq ip, lr, r4, ror #20 │ │ │ │ + b 61dc4 │ │ │ │ + andseq sp, fp, r8, lsl #16 │ │ │ │ + eorseq sl, r0, r0, lsr #18 │ │ │ │ + eorseq sl, r0, r0, ror #17 │ │ │ │ + ldrhteq sl, [r0], -r0 │ │ │ │ + eorseq sl, r0, r4, lsr #17 │ │ │ │ + eorseq sl, r0, ip, lsl #17 │ │ │ │ + eorseq sl, r0, ip, lsl #16 │ │ │ │ + eorseq sl, r0, r8, ror #15 │ │ │ │ + ldrsbteq sl, [r0], -r4 │ │ │ │ + eorseq sl, r0, r8, lsr #15 │ │ │ │ + mlaseq r0, r8, r7, sl │ │ │ │ + eorseq sl, r0, r4, lsr r7 │ │ │ │ + eorseq sl, r0, r0, lsr #14 │ │ │ │ + eorseq sl, r0, r0, lsl r7 │ │ │ │ + ldrsbteq sl, [r0], -r4 │ │ │ │ + ldrhteq sl, [r0], -r0 │ │ │ │ + eorseq sl, r0, r8, lsl #13 │ │ │ │ + eorseq sl, r0, r0, asr r6 │ │ │ │ + eorseq sl, r0, ip, lsl r6 │ │ │ │ + eorseq sl, r0, r4, ror #11 │ │ │ │ + ldrhteq sl, [r0], -r0 │ │ │ │ + eorseq sl, r0, r8, lsr #10 │ │ │ │ + eorseq sl, r0, ip, lsl r5 │ │ │ │ + eorseq sl, r0, r0, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0] │ │ │ │ cmp r4, #0 │ │ │ │ - popeq {r4, r5, r6, pc} │ │ │ │ + beq 621a4 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r4] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 5fb3c │ │ │ │ - bl 24c8c │ │ │ │ + beq 62194 │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [r4, #4]! │ │ │ │ cmp r0, #0 │ │ │ │ - bne 5fb28 │ │ │ │ + bne 62180 │ │ │ │ ldr r4, [r5] │ │ │ │ mov r0, r4 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0] │ │ │ │ mov r5, r0 │ │ │ │ - cmp r4, #0 │ │ │ │ mov r6, r1 │ │ │ │ - beq 5fb9c │ │ │ │ + cmp r4, #0 │ │ │ │ + beq 62208 │ │ │ │ ldr r0, [r4] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 5fb94 │ │ │ │ - bl 24c8c │ │ │ │ + beq 62200 │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [r4, #4]! │ │ │ │ cmp r0, #0 │ │ │ │ - bne 5fb80 │ │ │ │ + bne 621ec │ │ │ │ ldr r4, [r5] │ │ │ │ mov r0, r4 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ mov r0, #8 │ │ │ │ - bl 24020 │ │ │ │ + bl 23f58 │ │ │ │ cmp r0, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [r5] │ │ │ │ - popeq {r4, r5, r6, pc} │ │ │ │ + beq 62238 │ │ │ │ mov r0, r6 │ │ │ │ - bl 601dc │ │ │ │ + bl 628e8 │ │ │ │ ldr r3, [r5] │ │ │ │ mov r2, #0 │ │ │ │ str r0, [r4] │ │ │ │ str r2, [r3, #4] │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + strd r4, [sp, #-32]! @ 0xffffffe0 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + str sl, [sp, #24] │ │ │ │ + str lr, [sp, #28] │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r8, r2, #0 │ │ │ │ - popeq {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ + beq 622f8 │ │ │ │ ldr r9, [r0] │ │ │ │ mov r6, r0 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 5fcbc │ │ │ │ + beq 62354 │ │ │ │ cmp r1, #0 │ │ │ │ mov r7, r1 │ │ │ │ moveq sl, r1 │ │ │ │ - beq 5fc14 │ │ │ │ + beq 6229c │ │ │ │ mov r0, r1 │ │ │ │ - bl 240d4 │ │ │ │ + bl 2400c │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [r9] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 5fcd0 │ │ │ │ + beq 62368 │ │ │ │ mov r4, #0 │ │ │ │ - b 5fc3c │ │ │ │ + b 622c4 │ │ │ │ add r2, r3, r5 │ │ │ │ - ldr r0, [r2, #4] │ │ │ │ add r4, r4, #1 │ │ │ │ + ldr r0, [r2, #4] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 5fc74 │ │ │ │ + beq 62310 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ - bl 601ac │ │ │ │ lsl r5, r4, #2 │ │ │ │ - ldr r3, [r6] │ │ │ │ + bl 628b8 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 5fc28 │ │ │ │ + ldr r3, [r6] │ │ │ │ + bne 622b0 │ │ │ │ ldr r0, [r3, r4, lsl #2] │ │ │ │ - bl 24c8c │ │ │ │ - mov r0, r8 │ │ │ │ + bl 24bb8 │ │ │ │ ldr r5, [r6] │ │ │ │ - bl 21f74 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 21edc │ │ │ │ str r0, [r5, r4, lsl #2] │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldr sl, [sp, #24] │ │ │ │ + add sp, sp, #28 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ add r1, r5, #12 │ │ │ │ mov r0, r3 │ │ │ │ - bl 254a8 │ │ │ │ + bl 253d4 │ │ │ │ mov r5, r0 │ │ │ │ cmp r5, #0 │ │ │ │ str r5, [r6] │ │ │ │ - beq 5fcb4 │ │ │ │ + streq r9, [r6] │ │ │ │ + beq 622f8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 21f74 │ │ │ │ - ldr r3, [r6] │ │ │ │ lsl r7, r4, #2 │ │ │ │ + bl 21edc │ │ │ │ + ldr r3, [r6] │ │ │ │ mov r2, #0 │ │ │ │ - add r3, r3, r7 │ │ │ │ str r0, [r5, r4, lsl #2] │ │ │ │ + add r3, r3, r7 │ │ │ │ str r2, [r3, #4] │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - str r9, [r6] │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ + b 622f8 │ │ │ │ mov r0, #8 │ │ │ │ - bl 24020 │ │ │ │ mov r4, r9 │ │ │ │ + bl 23f58 │ │ │ │ mov r5, r0 │ │ │ │ - b 5fc84 │ │ │ │ + b 62320 │ │ │ │ mov r3, r9 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, #8 │ │ │ │ - b 5fc78 │ │ │ │ + b 62314 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 5fd70 │ │ │ │ + beq 62428 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ movne r3, r6 │ │ │ │ movne r5, #0 │ │ │ │ - beq 5fd5c │ │ │ │ + beq 62414 │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ mov r4, r5 │ │ │ │ - cmp r2, #0 │ │ │ │ add r5, r5, #1 │ │ │ │ - bne 5fd0c │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 623b0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, r4, #2 │ │ │ │ - bl 25460 │ │ │ │ + bl 2538c │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 5fd70 │ │ │ │ - add r6, r6, r5, lsl #2 │ │ │ │ - add r5, r7, r5, lsl #2 │ │ │ │ + beq 62428 │ │ │ │ + lsl r5, r5, #2 │ │ │ │ + add r6, r6, r5 │ │ │ │ + add r5, r7, r5 │ │ │ │ ldr r0, [r6, #-4]! │ │ │ │ - bl 21f74 │ │ │ │ sub r4, r4, #1 │ │ │ │ + bl 21edc │ │ │ │ cmn r4, #1 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ - bne 5fd3c │ │ │ │ + bne 623e4 │ │ │ │ + ldrd r4, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov r1, #4 │ │ │ │ mov r0, #1 │ │ │ │ - bl 25460 │ │ │ │ + bl 2538c │ │ │ │ subs r7, r0, #0 │ │ │ │ - bne 5fd54 │ │ │ │ + bne 623fc │ │ │ │ mov r7, #0 │ │ │ │ - mov r0, r7 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ + b 623fc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ + strd r4, [sp, #-20]! @ 0xffffffec │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str lr, [sp, #16] │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r4, r0, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ - beq 5fdb4 │ │ │ │ + beq 62470 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 5fdb4 │ │ │ │ + beq 62470 │ │ │ │ sub r3, r1, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ mov r5, r1 │ │ │ │ - bls 5fdbc │ │ │ │ + cmp r3, #1 │ │ │ │ + bls 62478 │ │ │ │ mov r0, #0 │ │ │ │ - b 5fe40 │ │ │ │ - bl ad824 │ │ │ │ + b 624fc │ │ │ │ + bl b37c4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 21f74 │ │ │ │ + bl 21edc │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 5fdb4 │ │ │ │ + beq 62470 │ │ │ │ cmp r4, r7 │ │ │ │ - bcs 5fe48 │ │ │ │ + bcs 62510 │ │ │ │ sub r4, r7, r4 │ │ │ │ - add r4, r6, r4 │ │ │ │ mov r3, #0 │ │ │ │ + add r4, r6, r4 │ │ │ │ strb r3, [r4, #-1] │ │ │ │ mov r1, #28 │ │ │ │ mov r0, #1 │ │ │ │ - bl 25460 │ │ │ │ + bl 2538c │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 5fe5c │ │ │ │ - ldr r2, [pc, #96] @ 5fe68 │ │ │ │ + beq 62524 │ │ │ │ + ldr r2, [pc, #108] @ 62530 │ │ │ │ mov r3, r6 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #7 │ │ │ │ mov r0, #2 │ │ │ │ str r7, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r0, r7 │ │ │ │ - bl 21f74 │ │ │ │ + bl 21edc │ │ │ │ + mov r3, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [r4] │ │ │ │ - mov r3, r0 │ │ │ │ - str r3, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5f55c │ │ │ │ + str r3, [r4, #4] │ │ │ │ + bl 61b8c │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ - ldr r3, [pc, #28] @ 5fe6c │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + add sp, sp, #16 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r3, [pc, #28] @ 62534 │ │ │ │ add r3, pc, r3 │ │ │ │ ldrh r3, [r3] │ │ │ │ strh r3, [r6] │ │ │ │ - b 5fdec │ │ │ │ + b 624a8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 24c8c │ │ │ │ - b 5fdb4 │ │ │ │ - @ instruction: 0x00173eb0 │ │ │ │ - andseq sp, r7, r4, lsr r4 │ │ │ │ + bl 24bb8 │ │ │ │ + b 62470 │ │ │ │ + andseq r3, r8, r8, lsr sl │ │ │ │ + @ instruction: 0x0018cfbc │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ - bxeq lr │ │ │ │ + beq 62564 │ │ │ │ mov r2, r0 │ │ │ │ sub r1, r3, #65 @ 0x41 │ │ │ │ - cmp r1, #25 │ │ │ │ add r3, r3, #32 │ │ │ │ + cmp r1, #25 │ │ │ │ strbls r3, [r2] │ │ │ │ ldrb r3, [r2, #1]! │ │ │ │ cmp r3, #0 │ │ │ │ - bne 5fe80 │ │ │ │ + bne 62548 │ │ │ │ bx lr │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ - bxeq lr │ │ │ │ + beq 62594 │ │ │ │ mov r2, r0 │ │ │ │ sub r1, r3, #97 @ 0x61 │ │ │ │ - cmp r1, #25 │ │ │ │ sub r3, r3, #32 │ │ │ │ + cmp r1, #25 │ │ │ │ strbls r3, [r2] │ │ │ │ ldrb r3, [r2, #1]! │ │ │ │ cmp r3, #0 │ │ │ │ - bne 5feb0 │ │ │ │ + bne 62578 │ │ │ │ bx lr │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ - bxeq lr │ │ │ │ + beq 625bc │ │ │ │ mov ip, r0 │ │ │ │ cmp r1, r3 │ │ │ │ strbeq r2, [ip] │ │ │ │ ldrb r3, [ip, #1]! │ │ │ │ cmp r3, #0 │ │ │ │ - bne 5fee0 │ │ │ │ + bne 625a8 │ │ │ │ bx lr │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #32 │ │ │ │ - bxne lr │ │ │ │ + bne 625d8 │ │ │ │ ldrb r3, [r0, #1]! │ │ │ │ cmp r3, #32 │ │ │ │ - beq 5ff04 │ │ │ │ + beq 625cc │ │ │ │ bx lr │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 5ffa4 │ │ │ │ - push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ + beq 6266c │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r0 │ │ │ │ + push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ mov lr, #0 │ │ │ │ - b 5ff54 │ │ │ │ + b 6261c │ │ │ │ cmp lr, #0 │ │ │ │ - beq 5ff6c │ │ │ │ + beq 62634 │ │ │ │ mov ip, r2 │ │ │ │ strb r3, [ip] │ │ │ │ - ldrb r3, [r1, #1]! │ │ │ │ add r2, r2, #1 │ │ │ │ + ldrb r3, [r1, #1]! │ │ │ │ cmp r3, #0 │ │ │ │ - beq 5ff98 │ │ │ │ + beq 62660 │ │ │ │ cmp r3, #34 @ 0x22 │ │ │ │ - bne 5ff34 │ │ │ │ + bne 625fc │ │ │ │ eor lr, lr, #1 │ │ │ │ mov ip, r2 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ - b 5ff40 │ │ │ │ + b 62608 │ │ │ │ cmp r3, #32 │ │ │ │ - bne 5ff3c │ │ │ │ + bne 62604 │ │ │ │ ldrb r3, [r1, #1]! │ │ │ │ cmp r3, #0 │ │ │ │ - beq 5ff98 │ │ │ │ + beq 62660 │ │ │ │ cmp r3, #34 @ 0x22 │ │ │ │ - bne 5ff6c │ │ │ │ + bne 62634 │ │ │ │ eor lr, lr, #1 │ │ │ │ mov ip, r2 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ - b 5ff40 │ │ │ │ + b 62608 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r2] │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r0] │ │ │ │ bx lr │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #35 @ 0x23 │ │ │ │ - beq 60000 │ │ │ │ + beq 626c0 │ │ │ │ cmp r3, #0 │ │ │ │ - bxeq lr │ │ │ │ + beq 626bc │ │ │ │ mov r2, r0 │ │ │ │ mov r1, #0 │ │ │ │ - b 5ffdc │ │ │ │ - ldrb r3, [r2, #1]! │ │ │ │ - cmp r3, #0 │ │ │ │ - bxeq lr │ │ │ │ cmp r3, #34 @ 0x22 │ │ │ │ eoreq r1, r1, #1 │ │ │ │ - beq 5ffd0 │ │ │ │ + beq 626b0 │ │ │ │ cmp r3, #59 @ 0x3b │ │ │ │ - bne 5ffd0 │ │ │ │ + bne 626b0 │ │ │ │ cmp r1, #0 │ │ │ │ - bne 5ffd0 │ │ │ │ - strb r1, [r2] │ │ │ │ + beq 626cc │ │ │ │ + ldrb r3, [r2, #1]! │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 62694 │ │ │ │ bx lr │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r0] │ │ │ │ bx lr │ │ │ │ + strb r1, [r2] │ │ │ │ + bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #34 @ 0x22 │ │ │ │ - bne 60048 │ │ │ │ - bl 240d4 │ │ │ │ + beq 62708 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + bl 2400c │ │ │ │ sub r0, r0, #1 │ │ │ │ ldrb r3, [r4, r0] │ │ │ │ cmp r3, #34 @ 0x22 │ │ │ │ - moveq r3, #0 │ │ │ │ - strbeq r3, [r4, r0] │ │ │ │ - addeq r4, r4, #1 │ │ │ │ + bne 626f8 │ │ │ │ + mov r3, #0 │ │ │ │ + strb r3, [r4, r0] │ │ │ │ + add r4, r4, #1 │ │ │ │ mov r0, r4 │ │ │ │ - pop {r4, pc} │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ ldrb ip, [r0] │ │ │ │ ldr r6, [sp, #16] │ │ │ │ cmp ip, #0 │ │ │ │ - beq 600d8 │ │ │ │ + beq 627d4 │ │ │ │ mov r4, #0 │ │ │ │ add r0, r0, #1 │ │ │ │ mov lr, r4 │ │ │ │ - b 600a4 │ │ │ │ + b 62794 │ │ │ │ cmp r3, lr │ │ │ │ add r5, r4, #1 │ │ │ │ - bgt 600b8 │ │ │ │ + bgt 627a8 │ │ │ │ cmp r5, r6 │ │ │ │ strbcc ip, [r1, r4] │ │ │ │ movcc r4, r5 │ │ │ │ ldrb ip, [r0] │ │ │ │ cmp ip, r2 │ │ │ │ - beq 600c8 │ │ │ │ + beq 627b8 │ │ │ │ cmp ip, #0 │ │ │ │ add r0, r0, #1 │ │ │ │ - beq 600c8 │ │ │ │ + beq 627b8 │ │ │ │ cmp r2, ip │ │ │ │ - bne 60074 │ │ │ │ + bne 62764 │ │ │ │ add lr, lr, #1 │ │ │ │ cmp lr, r3 │ │ │ │ - bge 6008c │ │ │ │ + bge 6277c │ │ │ │ ldrb ip, [r0] │ │ │ │ add r0, r0, #1 │ │ │ │ cmp ip, #0 │ │ │ │ - bne 600a4 │ │ │ │ + bne 62794 │ │ │ │ cmp r4, r6 │ │ │ │ movcc r3, #0 │ │ │ │ strbcc r3, [r1, r4] │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov r4, ip │ │ │ │ - b 600c8 │ │ │ │ + b 627b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ - mov ip, #64 @ 0x40 │ │ │ │ sub sp, sp, #80 @ 0x50 │ │ │ │ - ldr lr, [pc, #108] @ 6016c │ │ │ │ - str ip, [sp] │ │ │ │ - ldr ip, [pc, #104] @ 60170 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr ip, [lr, ip] │ │ │ │ + mov ip, #64 @ 0x40 │ │ │ │ + ldr lr, [pc, #116] @ 62874 │ │ │ │ add r4, sp, #12 │ │ │ │ mov r3, r2 │ │ │ │ + str ip, [sp] │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ + ldr ip, [pc, #96] @ 62878 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [lr, ip] │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #76] @ 0x4c │ │ │ │ mov ip, #0 │ │ │ │ - bl 60050 │ │ │ │ + bl 62738 │ │ │ │ mov r2, #10 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 233b4 │ │ │ │ - ldr r2, [pc, #48] @ 60174 │ │ │ │ - ldr r3, [pc, #40] @ 60170 │ │ │ │ + bl 232f8 │ │ │ │ + ldr r2, [pc, #56] @ 6287c │ │ │ │ + ldr r3, [pc, #48] @ 62878 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 60168 │ │ │ │ + bne 62870 │ │ │ │ add sp, sp, #80 @ 0x50 │ │ │ │ - pop {r4, pc} │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - strhteq lr, [sp], -ip │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq lr, sp, ip, ror r1 │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + strhteq fp, [pc], -ip │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eoreq fp, pc, ip, lsl #21 │ │ │ │ cmp r0, #0 │ │ │ │ - bxeq lr │ │ │ │ - b 24b6c │ │ │ │ + beq 6288c │ │ │ │ + b 24a98 │ │ │ │ + bx lr │ │ │ │ orrs ip, r1, r0 │ │ │ │ - beq 6019c │ │ │ │ + beq 628a8 │ │ │ │ cmp r1, #0 │ │ │ │ cmpne r0, #0 │ │ │ │ - beq 601a4 │ │ │ │ - b 251c0 │ │ │ │ + beq 628b0 │ │ │ │ + b 250ec │ │ │ │ mov r0, ip │ │ │ │ bx lr │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ orrs lr, r1, r0 │ │ │ │ - beq 601cc │ │ │ │ + beq 628d8 │ │ │ │ cmp r1, #0 │ │ │ │ cmpne r0, #0 │ │ │ │ - beq 601d4 │ │ │ │ + beq 628e0 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 249b0 │ │ │ │ + b 248dc │ │ │ │ mov r0, lr │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mvn r0, #0 │ │ │ │ - pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + b 628dc │ │ │ │ cmp r0, #0 │ │ │ │ - bxeq lr │ │ │ │ - b 21f74 │ │ │ │ + beq 628f4 │ │ │ │ + b 21edc │ │ │ │ + bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 6021c │ │ │ │ + beq 62934 │ │ │ │ mov r0, r4 │ │ │ │ - bl 21f74 │ │ │ │ + bl 21edc │ │ │ │ mov r4, r0 │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ str r4, [r5] │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ + strd r4, [sp, #-20]! @ 0xffffffec │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str lr, [sp, #16] │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ - mov r6, r1 │ │ │ │ + mov r7, r1 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ - mov r7, r2 │ │ │ │ - bl 24c8c │ │ │ │ - mov r0, r6 │ │ │ │ - bl 240d4 │ │ │ │ - mov r4, r0 │ │ │ │ + mov r6, r2 │ │ │ │ + bl 24bb8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 240d4 │ │ │ │ + bl 2400c │ │ │ │ + mov r4, r0 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 2400c │ │ │ │ add r0, r4, r0 │ │ │ │ add r0, r0, #2 │ │ │ │ - bl 24020 │ │ │ │ - subs r3, r0, #0 │ │ │ │ + bl 23f58 │ │ │ │ + cmp r0, #0 │ │ │ │ str r0, [r5] │ │ │ │ - beq 60290 │ │ │ │ - ldr r3, [pc, #24] @ 60298 │ │ │ │ + beq 629c0 │ │ │ │ + ldr r3, [pc, #40] @ 629d4 │ │ │ │ mvn r2, #0 │ │ │ │ - add r3, pc, r3 │ │ │ │ mov r1, #1 │ │ │ │ - strd r6, [sp] │ │ │ │ - bl 21bf0 <__sprintf_chk@plt> │ │ │ │ + str r7, [sp] │ │ │ │ + str r6, [sp, #4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + bl 21b58 <__sprintf_chk@plt> │ │ │ │ add sp, sp, #12 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ - andseq r3, r7, r0, asr sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + add sp, sp, #16 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + andseq r3, r8, r8, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r5, [pc, #612] @ 6051c │ │ │ │ + ldr r5, [pc, #624] @ 62c68 │ │ │ │ mov r6, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ add r0, r5, #20 │ │ │ │ - bl 5f390 │ │ │ │ + bl 6199c │ │ │ │ add r0, r5, #40 @ 0x28 │ │ │ │ - bl 5f390 │ │ │ │ + bl 6199c │ │ │ │ ldr r0, [r5, #68] @ 0x44 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [r5, #120] @ 0x78 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ mov r2, #144 @ 0x90 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 24368 │ │ │ │ + bl 242a0 │ │ │ │ add r0, r5, #532 @ 0x214 │ │ │ │ str r6, [r5, #504] @ 0x1f8 │ │ │ │ - bl 5f390 │ │ │ │ + bl 6199c │ │ │ │ add r0, r5, #552 @ 0x228 │ │ │ │ - bl 5f390 │ │ │ │ + bl 6199c │ │ │ │ ldr r0, [r5, #580] @ 0x244 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [r5, #632] @ 0x278 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ mov r2, #144 @ 0x90 │ │ │ │ mov r1, r6 │ │ │ │ add r0, r5, #512 @ 0x200 │ │ │ │ - bl 24368 │ │ │ │ + bl 242a0 │ │ │ │ add r0, r5, #1024 @ 0x400 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 5f390 │ │ │ │ + bl 6199c │ │ │ │ add r0, r5, #1056 @ 0x420 │ │ │ │ - bl 5f390 │ │ │ │ + bl 6199c │ │ │ │ ldr r0, [r5, #1084] @ 0x43c │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [r5, #1136] @ 0x470 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ mov r2, #144 @ 0x90 │ │ │ │ mov r1, r6 │ │ │ │ add r0, r5, #1016 @ 0x3f8 │ │ │ │ - bl 24368 │ │ │ │ + bl 242a0 │ │ │ │ add r0, r5, #1536 @ 0x600 │ │ │ │ - add r0, r0, #12 │ │ │ │ str r6, [r5, #1520] @ 0x5f0 │ │ │ │ - bl 5f390 │ │ │ │ + add r0, r0, #12 │ │ │ │ + bl 6199c │ │ │ │ add r0, r5, #1568 @ 0x620 │ │ │ │ - bl 5f390 │ │ │ │ + bl 6199c │ │ │ │ ldr r0, [r5, #1596] @ 0x63c │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [r5, #1648] @ 0x670 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ add r0, r5, #1520 @ 0x5f0 │ │ │ │ mov r2, #144 @ 0x90 │ │ │ │ mov r1, r6 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 24368 │ │ │ │ + bl 242a0 │ │ │ │ add r0, r5, #1680 @ 0x690 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 5f390 │ │ │ │ + bl 6199c │ │ │ │ add r0, r5, #1712 @ 0x6b0 │ │ │ │ - bl 5f390 │ │ │ │ + bl 6199c │ │ │ │ ldr r0, [r5, #1740] @ 0x6cc │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [r5, #1792] @ 0x700 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ add r0, r5, #1664 @ 0x680 │ │ │ │ mov r2, #144 @ 0x90 │ │ │ │ mov r1, r6 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 24368 │ │ │ │ + bl 242a0 │ │ │ │ ldr r3, [r5, #2180] @ 0x884 │ │ │ │ str r6, [r5, #2176] @ 0x880 │ │ │ │ cmp r3, r6 │ │ │ │ addge r4, r5, #2192 @ 0x890 │ │ │ │ addge r4, r4, #12 │ │ │ │ - blt 60424 │ │ │ │ + blt 62b64 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5f390 │ │ │ │ + add r6, r6, #1 │ │ │ │ + bl 6199c │ │ │ │ add r0, r4, #20 │ │ │ │ - bl 5f390 │ │ │ │ + bl 6199c │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ sub r0, r4, #20 │ │ │ │ mov r2, #144 @ 0x90 │ │ │ │ mov r1, #0 │ │ │ │ - bl 24368 │ │ │ │ + add r4, r4, #144 @ 0x90 │ │ │ │ + bl 242a0 │ │ │ │ ldr r3, [r5, #2180] @ 0x884 │ │ │ │ - add r6, r6, #1 │ │ │ │ cmp r3, r6 │ │ │ │ - add r4, r4, #144 @ 0x90 │ │ │ │ - bge 603e0 │ │ │ │ - ldr r4, [pc, #244] @ 60520 │ │ │ │ + bge 62b20 │ │ │ │ + ldr r4, [pc, #256] @ 62c6c │ │ │ │ add r4, pc, r4 │ │ │ │ add r6, r4, #8192 @ 0x2000 │ │ │ │ ldr r3, [r6, #3208] @ 0xc88 │ │ │ │ cmp r3, #0 │ │ │ │ addge r4, r4, #11392 @ 0x2c80 │ │ │ │ - addge r4, r4, #36 @ 0x24 │ │ │ │ movge r5, #0 │ │ │ │ - blt 6048c │ │ │ │ + addge r4, r4, #36 @ 0x24 │ │ │ │ + blt 62bcc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5f390 │ │ │ │ + add r5, r5, #1 │ │ │ │ + bl 6199c │ │ │ │ add r0, r4, #20 │ │ │ │ - bl 5f390 │ │ │ │ + bl 6199c │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ sub r0, r4, #20 │ │ │ │ mov r2, #144 @ 0x90 │ │ │ │ mov r1, #0 │ │ │ │ - bl 24368 │ │ │ │ + add r4, r4, #144 @ 0x90 │ │ │ │ + bl 242a0 │ │ │ │ ldr r3, [r6, #3208] @ 0xc88 │ │ │ │ - add r5, r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ - add r4, r4, #144 @ 0x90 │ │ │ │ - bge 60448 │ │ │ │ - ldr r4, [pc, #144] @ 60524 │ │ │ │ + bge 62b88 │ │ │ │ + ldr r4, [pc, #156] @ 62c70 │ │ │ │ add r4, pc, r4 │ │ │ │ add r6, r4, #20480 @ 0x5000 │ │ │ │ ldr r3, [r6, #144] @ 0x90 │ │ │ │ cmp r3, #0 │ │ │ │ addge r4, r4, #20480 @ 0x5000 │ │ │ │ - addge r4, r4, #172 @ 0xac │ │ │ │ movge r5, #0 │ │ │ │ - blt 604f4 │ │ │ │ + addge r4, r4, #172 @ 0xac │ │ │ │ + blt 62c34 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5f390 │ │ │ │ + add r5, r5, #1 │ │ │ │ + bl 6199c │ │ │ │ add r0, r4, #20 │ │ │ │ - bl 5f390 │ │ │ │ + bl 6199c │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ sub r0, r4, #20 │ │ │ │ mov r2, #144 @ 0x90 │ │ │ │ mov r1, #0 │ │ │ │ - bl 24368 │ │ │ │ + add r4, r4, #144 @ 0x90 │ │ │ │ + bl 242a0 │ │ │ │ ldr r3, [r6, #144] @ 0x90 │ │ │ │ - add r5, r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ - add r4, r4, #144 @ 0x90 │ │ │ │ - bge 604b0 │ │ │ │ - ldr r3, [pc, #44] @ 60528 │ │ │ │ + bge 62bf0 │ │ │ │ + ldr r3, [pc, #56] @ 62c74 │ │ │ │ mvn r2, #0 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ - add r0, r3, #8192 @ 0x2000 │ │ │ │ - add r1, r3, #20480 @ 0x5000 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ + add r1, r3, #8192 @ 0x2000 │ │ │ │ + add r0, r3, #20480 @ 0x5000 │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ + add sp, sp, #16 │ │ │ │ str r2, [r3, #2180] @ 0x884 │ │ │ │ - str r2, [r0, #3208] @ 0xc88 │ │ │ │ - str r2, [r1, #144] @ 0x90 │ │ │ │ - b 768d8 │ │ │ │ - eoreq r0, lr, r0, asr r5 │ │ │ │ - eoreq r0, lr, r0, ror #7 │ │ │ │ - eoreq r0, lr, r8, ror r3 │ │ │ │ - eoreq r0, lr, ip, lsl #6 │ │ │ │ + str r2, [r0, #144] @ 0x90 │ │ │ │ + str r2, [r1, #3208] @ 0xc88 │ │ │ │ + b 79c00 │ │ │ │ + eoreq sp, pc, r0, lsl lr @ │ │ │ │ + eoreq sp, pc, r0, lsr #25 │ │ │ │ + eoreq sp, pc, r8, lsr ip @ │ │ │ │ + eoreq sp, pc, r4, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r6, [pc, #80] @ 60594 │ │ │ │ + ldr r3, [pc, #108] @ 62d04 │ │ │ │ mov r5, r0 │ │ │ │ - ldr r0, [pc, #76] @ 60598 │ │ │ │ - add r6, pc, r6 │ │ │ │ - add r0, pc, r0 │ │ │ │ mov r4, #0 │ │ │ │ - b 6056c │ │ │ │ + ldr r6, [pc, #100] @ 62d08 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r6, pc, r6 │ │ │ │ + b 62cc0 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #46 @ 0x2e │ │ │ │ add r3, r6, r4, lsl #3 │ │ │ │ - beq 6058c │ │ │ │ - ldr r0, [r3, #4] │ │ │ │ + beq 62cf0 │ │ │ │ + ldr r3, [r3, #4] │ │ │ │ mov r1, r5 │ │ │ │ - bl 251c0 │ │ │ │ + mov r0, r3 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - bne 60558 │ │ │ │ - ldr r3, [pc, #24] @ 6059c │ │ │ │ + bne 62cac │ │ │ │ + ldr r3, [pc, #48] @ 62d0c │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, r4, lsl #3] │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldrd r4, [sp] │ │ │ │ mvn r0, #0 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - eoreq fp, ip, ip, lsl #15 │ │ │ │ - andseq r3, r7, ip, lsl #15 │ │ │ │ - eoreq fp, ip, r4, asr r7 │ │ │ │ - ldr r3, [pc, #112] @ 60618 │ │ │ │ - mov r1, r0 │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + andseq r3, r8, r8, lsl #5 │ │ │ │ + eoreq r9, lr, r0, asr #32 │ │ │ │ + eoreq r9, lr, r8 │ │ │ │ + ldr r3, [pc, #128] @ 62d98 │ │ │ │ + mov ip, r0 │ │ │ │ + push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #696] @ 0x2b8 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 605c4 │ │ │ │ + beq 62d38 │ │ │ │ ldr r2, [r3, #1520] @ 0x5f0 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 60608 │ │ │ │ - ldr r3, [pc, #80] @ 6061c │ │ │ │ + bne 62d88 │ │ │ │ + ldr r3, [pc, #92] @ 62d9c │ │ │ │ add r3, pc, r3 │ │ │ │ - add r0, r3, #2176 @ 0x880 │ │ │ │ - ldr ip, [r3, #2180] @ 0x884 │ │ │ │ - add r0, r0, #8 │ │ │ │ - cmp ip, #0 │ │ │ │ - blt 60600 │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r2, [r0, #104] @ 0x68 │ │ │ │ - add r3, r3, #1 │ │ │ │ - cmp r2, r1 │ │ │ │ - bxeq lr │ │ │ │ - cmp ip, r3 │ │ │ │ - add r0, r0, #144 @ 0x90 │ │ │ │ - bge 605e4 │ │ │ │ + ldr lr, [r3, #2180] @ 0x884 │ │ │ │ + add r3, r3, #2176 @ 0x880 │ │ │ │ + add r3, r3, #8 │ │ │ │ + cmp lr, #0 │ │ │ │ + blt 62d80 │ │ │ │ + mov r2, #0 │ │ │ │ + b 62d64 │ │ │ │ + cmp lr, r2 │ │ │ │ + blt 62d80 │ │ │ │ + ldr r1, [r3, #104] @ 0x68 │ │ │ │ + mov r0, r3 │ │ │ │ + add r2, r2, #1 │ │ │ │ + add r3, r3, #144 @ 0x90 │ │ │ │ + cmp r1, ip │ │ │ │ + bne 62d5c │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov r0, #0 │ │ │ │ - bx lr │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ add r3, r3, #8192 @ 0x2000 │ │ │ │ - ldr ip, [r3, #3208] @ 0xc88 │ │ │ │ - add r0, r3, #3216 @ 0xc90 │ │ │ │ - b 605d8 │ │ │ │ - eoreq r0, lr, r0, ror #4 │ │ │ │ - eoreq r0, lr, r0, asr #4 │ │ │ │ - vldr s15, [r0, #12] │ │ │ │ - vmov s2, r1 │ │ │ │ - vldr s14, [r0, #16] │ │ │ │ - vcvt.f64.s32 d6, s15 │ │ │ │ - vcvt.f64.s32 d1, s2 │ │ │ │ + ldr lr, [r3, #3208] @ 0xc88 │ │ │ │ + add r3, r3, #3216 @ 0xc90 │ │ │ │ + b 62d4c │ │ │ │ + eoreq sp, pc, ip, ror #21 │ │ │ │ + eoreq sp, pc, ip, asr #21 │ │ │ │ vmov s0, r2 │ │ │ │ - vmov.f64 d5, #96 @ 0x3f000000 0.5 │ │ │ │ - vcvt.f64.s32 d7, s14 │ │ │ │ - vcvt.f64.s32 d0, s0 │ │ │ │ - vmls.f64 d1, d6, d5 │ │ │ │ - vmls.f64 d0, d7, d5 │ │ │ │ + vmov.f64 d18, #96 @ 0x3f000000 0.5 │ │ │ │ + ldrd r2, [r0, #12] │ │ │ │ + vmov s2, r1 │ │ │ │ + vmov s15, r2 │ │ │ │ + vcvt.f64.s32 d0, s0 │ │ │ │ + vcvt.f64.s32 d1, s2 │ │ │ │ + vcvt.f64.s32 d17, s15 │ │ │ │ + vmov s15, r3 │ │ │ │ + vmls.f64 d1, d17, d18 │ │ │ │ + vcvt.f64.s32 d16, s15 │ │ │ │ + vmls.f64 d0, d16, d18 │ │ │ │ vcmp.f64 d1, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vcmp.f64 d0, #0.0 │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ orrne r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 60678 │ │ │ │ - vldr d0, [pc, #40] @ 606a0 │ │ │ │ + bne 62dfc │ │ │ │ + vmov.i64 d0, #0x0000000000000000 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ vneg.f64 d1, d1 │ │ │ │ vneg.f64 d0, d0 │ │ │ │ - bl 217ac │ │ │ │ - vldr d7, [pc, #12] @ 606a8 │ │ │ │ - vadd.f64 d0, d0, d7 │ │ │ │ - pop {r4, pc} │ │ │ │ - ... │ │ │ │ + bl 21714 │ │ │ │ + vldr d16, [pc, #12] @ 62e30 │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + vadd.f64 d0, d0, d16 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ strbpl r2, [r4], #-3352 @ 0xfffff2e8 │ │ │ │ strdmi r2, [r9], -fp │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ vpush {d8} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r7, [pc, #212] @ 607a0 │ │ │ │ + ldr r7, [pc, #228] @ 62f44 │ │ │ │ vmov.f32 s16, s0 │ │ │ │ + mov r6, r0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, #2180] @ 0x884 │ │ │ │ - mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ - blt 60730 │ │ │ │ + blt 62ec4 │ │ │ │ add r4, r7, #2176 @ 0x880 │ │ │ │ - add r4, r4, #8 │ │ │ │ mov r5, #0 │ │ │ │ - b 60704 │ │ │ │ + add r4, r4, #8 │ │ │ │ + b 62e98 │ │ │ │ ldr r3, [r7, #2180] @ 0x884 │ │ │ │ add r5, r5, #1 │ │ │ │ - cmp r3, r5 │ │ │ │ add r4, r4, #144 @ 0x90 │ │ │ │ - blt 60730 │ │ │ │ + cmp r3, r5 │ │ │ │ + blt 62ec4 │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ cmp r3, r6 │ │ │ │ - bne 606f0 │ │ │ │ + bne 62e84 │ │ │ │ ldr r3, [r4] │ │ │ │ sub r3, r3, #5 │ │ │ │ cmp r3, #3 │ │ │ │ - bhi 606f0 │ │ │ │ + bhi 62e84 │ │ │ │ vmov.f32 s0, s16 │ │ │ │ - bl 80364 │ │ │ │ + bl 83e74 │ │ │ │ vstr s0, [r4, #84] @ 0x54 │ │ │ │ - b 606f0 │ │ │ │ - ldr r4, [pc, #108] @ 607a4 │ │ │ │ + b 62e84 │ │ │ │ + ldr r4, [pc, #124] @ 62f48 │ │ │ │ add r4, pc, r4 │ │ │ │ add r7, r4, #8192 @ 0x2000 │ │ │ │ ldr r3, [r7, #3208] @ 0xc88 │ │ │ │ cmp r3, #0 │ │ │ │ - blt 60798 │ │ │ │ + blt 62f2c │ │ │ │ add r4, r4, #11392 @ 0x2c80 │ │ │ │ - add r4, r4, #16 │ │ │ │ mov r5, #0 │ │ │ │ - b 6076c │ │ │ │ + add r4, r4, #16 │ │ │ │ + b 62f00 │ │ │ │ ldr r3, [r7, #3208] @ 0xc88 │ │ │ │ add r5, r5, #1 │ │ │ │ - cmp r3, r5 │ │ │ │ add r4, r4, #144 @ 0x90 │ │ │ │ - blt 60798 │ │ │ │ + cmp r3, r5 │ │ │ │ + blt 62f2c │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ cmp r3, r6 │ │ │ │ - bne 60758 │ │ │ │ + bne 62eec │ │ │ │ ldr r3, [r4] │ │ │ │ sub r3, r3, #5 │ │ │ │ cmp r3, #3 │ │ │ │ - bhi 60758 │ │ │ │ + bhi 62eec │ │ │ │ vmov.f32 s0, s16 │ │ │ │ - bl 80364 │ │ │ │ + bl 83e74 │ │ │ │ vstr s0, [r4, #84] @ 0x54 │ │ │ │ - b 60758 │ │ │ │ + b 62eec │ │ │ │ vpop {d8} │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - eoreq r0, lr, ip, lsr r1 │ │ │ │ - ldrdeq r0, [lr], -r4 @ │ │ │ │ - ldr r3, [pc, #164] @ 60854 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + eoreq sp, pc, r4, lsr #19 │ │ │ │ + eoreq sp, pc, r0, asr #18 │ │ │ │ + ldr r3, [pc, #164] @ 62ff8 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #2180] @ 0x884 │ │ │ │ cmp r2, #0 │ │ │ │ - blt 607f8 │ │ │ │ + blt 62f9c │ │ │ │ add r2, r2, r2, lsl #3 │ │ │ │ add ip, r3, #144 @ 0x90 │ │ │ │ add ip, ip, r2, lsl #4 │ │ │ │ ldr r2, [r3, #2288] @ 0x8f0 │ │ │ │ cmp r2, r0 │ │ │ │ - bne 607ec │ │ │ │ + bne 62f90 │ │ │ │ ldr r2, [r3, #2184] @ 0x888 │ │ │ │ sub lr, r2, #5 │ │ │ │ cmp r2, #2 │ │ │ │ cmpne lr, #2 │ │ │ │ strls r1, [r3, #2320] @ 0x910 │ │ │ │ add r3, r3, #144 @ 0x90 │ │ │ │ cmp r3, ip │ │ │ │ - bne 607cc │ │ │ │ - ldr r3, [pc, #88] @ 60858 │ │ │ │ + bne 62f70 │ │ │ │ + ldr r3, [pc, #88] @ 62ffc │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r3, #8192 @ 0x2000 │ │ │ │ ldr r2, [r2, #3208] @ 0xc88 │ │ │ │ cmp r2, #0 │ │ │ │ - poplt {pc} @ (ldrlt pc, [sp], #4) │ │ │ │ + blt 62ff4 │ │ │ │ add r3, r3, #11392 @ 0x2c80 │ │ │ │ - add r3, r3, #16 │ │ │ │ add r2, r2, r2, lsl #3 │ │ │ │ + add r3, r3, #16 │ │ │ │ add ip, r3, #144 @ 0x90 │ │ │ │ add ip, ip, r2, lsl #4 │ │ │ │ ldr r2, [r3, #104] @ 0x68 │ │ │ │ cmp r2, r0 │ │ │ │ - bne 60844 │ │ │ │ + bne 62fe8 │ │ │ │ ldr r2, [r3] │ │ │ │ sub lr, r2, #5 │ │ │ │ cmp r2, #2 │ │ │ │ cmpne lr, #2 │ │ │ │ strls r1, [r3, #136] @ 0x88 │ │ │ │ add r3, r3, #144 @ 0x90 │ │ │ │ cmp r3, ip │ │ │ │ - bne 60824 │ │ │ │ + bne 62fc8 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - eoreq r0, lr, r8, asr r0 │ │ │ │ - eoreq r0, lr, ip │ │ │ │ - ldr r3, [pc, #100] @ 608c8 │ │ │ │ + strhteq sp, [pc], -r4 │ │ │ │ + eoreq sp, pc, r8, ror #16 │ │ │ │ + ldr r3, [pc, #104] @ 63070 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ add r3, pc, r3 │ │ │ │ ldr lr, [r3, #2180] @ 0x884 │ │ │ │ cmp lr, #0 │ │ │ │ - poplt {pc} @ (ldrlt pc, [sp], #4) │ │ │ │ + blt 6306c │ │ │ │ mov r2, #0 │ │ │ │ - b 6088c │ │ │ │ + b 63030 │ │ │ │ add r2, r2, #1 │ │ │ │ - cmp r2, lr │ │ │ │ add r3, r3, #144 @ 0x90 │ │ │ │ - popgt {pc} @ (ldrgt pc, [sp], #4) │ │ │ │ + cmp r2, lr │ │ │ │ + bgt 6306c │ │ │ │ ldr ip, [r3, #2288] @ 0x8f0 │ │ │ │ cmp ip, r0 │ │ │ │ - bne 6087c │ │ │ │ + bne 63020 │ │ │ │ ldr ip, [r3, #2184] @ 0x888 │ │ │ │ sub ip, ip, #5 │ │ │ │ cmp ip, #2 │ │ │ │ - bhi 6087c │ │ │ │ - ldr r3, [pc, #28] @ 608cc │ │ │ │ + bhi 63020 │ │ │ │ + ldr r3, [pc, #32] @ 63074 │ │ │ │ add r2, r2, r2, lsl #3 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r2, lsl #4 │ │ │ │ add r3, r3, #2256 @ 0x8d0 │ │ │ │ - ldr r2, [r3, #12] │ │ │ │ - str r2, [r1] │ │ │ │ + add r3, r3, #12 │ │ │ │ + ldr r3, [r3] │ │ │ │ + str r3, [r1] │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - eoreq pc, sp, r4, lsr #31 │ │ │ │ - eoreq pc, sp, r8, asr pc @ │ │ │ │ - ldr r3, [pc, #12] @ 608e4 │ │ │ │ + eoreq sp, pc, r0, lsl #16 │ │ │ │ + strhteq sp, [pc], -r4 │ │ │ │ + ldr r3, [pc, #12] @ 6308c │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3] │ │ │ │ - b acc78 │ │ │ │ - eoreq fp, lr, ip, lsr #24 │ │ │ │ + b b2c00 │ │ │ │ + eorseq r9, r0, r4, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ + strd r4, [sp, #-32]! @ 0xffffffe0 │ │ │ │ sub ip, sp, ip │ │ │ │ - str r0, [ip, #3536] @ 0xdd0 │ │ │ │ - ldr r1, [pc, #1216] @ 60dc0 │ │ │ │ - ldr r2, [pc, #1216] @ 60dc4 │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + str sl, [sp, #24] │ │ │ │ + str lr, [sp, #28] │ │ │ │ + str r0, [ip, #3544] @ 0xdd8 │ │ │ │ + ldr r1, [pc, #1228] @ 63584 │ │ │ │ + sub sp, sp, #520 @ 0x208 │ │ │ │ + ldr r2, [pc, #1224] @ 63588 │ │ │ │ + ldr r6, [pc, #1224] @ 6358c │ │ │ │ add r1, pc, r1 │ │ │ │ + ldr r3, [pc, #1220] @ 63590 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ - ldr r6, [pc, #1208] @ 60dc8 │ │ │ │ - sub sp, sp, #532 @ 0x214 │ │ │ │ - ldr r3, [pc, #1204] @ 60dcc │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r0, [pc, #1212] @ 63594 │ │ │ │ + ldr r7, [pc, #1212] @ 63598 │ │ │ │ ldr r2, [r2] │ │ │ │ - str r2, [sp, #524] @ 0x20c │ │ │ │ + str r2, [sp, #516] @ 0x204 │ │ │ │ mov r2, #0 │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r0, [pc, #1188] @ 60dd0 │ │ │ │ - ldr r3, [r6, r3] │ │ │ │ mov r2, #1 │ │ │ │ + ldr r3, [r6, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ - str r2, [r3] │ │ │ │ - bl ad6fc │ │ │ │ - ldr r2, [pc, #1168] @ 60dd4 │ │ │ │ - mov r1, #7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [pc, #1160] @ 60dd8 │ │ │ │ add r7, pc, r7 │ │ │ │ + str r2, [r3] │ │ │ │ + bl b3690 │ │ │ │ + ldr r2, [pc, #1176] @ 6359c │ │ │ │ mov r3, r0 │ │ │ │ + mov r1, #7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #2 │ │ │ │ - bl ab6e0 │ │ │ │ - bl a5e24 │ │ │ │ - cmp r0, #0 │ │ │ │ - mov r4, r0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + bl ab670 │ │ │ │ + subs r4, r0, #0 │ │ │ │ str r0, [r7] │ │ │ │ - beq 60d04 │ │ │ │ - ldr r1, [pc, #1120] @ 60ddc │ │ │ │ + beq 634c8 │ │ │ │ + ldr r1, [pc, #1136] @ 635a0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a5d34 │ │ │ │ - ldr r3, [pc, #1108] @ 60de0 │ │ │ │ + bl ab56c │ │ │ │ + ldr r3, [pc, #1124] @ 635a4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r4, [r3] │ │ │ │ cmp r4, #0 │ │ │ │ - beq 60ca8 │ │ │ │ + beq 6346c │ │ │ │ mov r0, r5 │ │ │ │ - bl 24c8c │ │ │ │ - ldr r0, [pc, #1084] @ 60de4 │ │ │ │ + bl 24bb8 │ │ │ │ + ldr r0, [pc, #1100] @ 635a8 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl ad6fc │ │ │ │ - ldr r1, [pc, #1072] @ 60de8 │ │ │ │ - add r1, pc, r1 │ │ │ │ + bl b3690 │ │ │ │ + ldr r1, [pc, #1088] @ 635ac │ │ │ │ mov r7, r0 │ │ │ │ - bl 2372c │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 23664 │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 60a74 │ │ │ │ - add r4, sp, #12 │ │ │ │ + beq 63228 │ │ │ │ + add r4, sp, #4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #512 @ 0x200 │ │ │ │ mov r0, r4 │ │ │ │ - bl 80328 │ │ │ │ + bl 83e2c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 60a6c │ │ │ │ - ldrb r3, [sp, #12] │ │ │ │ + beq 63220 │ │ │ │ + ldrb r3, [sp, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 609cc │ │ │ │ + beq 63180 │ │ │ │ mov r1, #28 │ │ │ │ mov r0, #1 │ │ │ │ - bl 25460 │ │ │ │ + bl 2538c │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 60d80 │ │ │ │ + beq 63544 │ │ │ │ mov r0, r4 │ │ │ │ - bl 21f74 │ │ │ │ + bl 21edc │ │ │ │ + mov r3, r0 │ │ │ │ mov r1, #512 @ 0x200 │ │ │ │ mov r2, r6 │ │ │ │ - mov r3, r0 │ │ │ │ - str r3, [r5] │ │ │ │ mov r0, r4 │ │ │ │ - bl 80328 │ │ │ │ + str r3, [r5] │ │ │ │ + bl 83e2c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 60a38 │ │ │ │ - ldrb r3, [sp, #12] │ │ │ │ + beq 631ec │ │ │ │ + ldrb r3, [sp, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 60a4c │ │ │ │ + bne 63200 │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 24c8c │ │ │ │ - b 609cc │ │ │ │ + bl 24bb8 │ │ │ │ + b 63180 │ │ │ │ mov r0, r4 │ │ │ │ - bl 21f74 │ │ │ │ - mov r1, r5 │ │ │ │ + bl 21edc │ │ │ │ mov r3, r0 │ │ │ │ - str r3, [r5, #4] │ │ │ │ + mov r1, r5 │ │ │ │ mov r0, #3 │ │ │ │ - bl 5f55c │ │ │ │ - b 609cc │ │ │ │ + str r3, [r5, #4] │ │ │ │ + bl 61b8c │ │ │ │ + b 63180 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2294c │ │ │ │ + bl 228a8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 24c8c │ │ │ │ - ldr r0, [pc, #872] @ 60dec │ │ │ │ + bl 24bb8 │ │ │ │ + ldr r0, [pc, #888] @ 635b0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #20 │ │ │ │ - bl ad6fc │ │ │ │ - ldr r1, [pc, #860] @ 60df0 │ │ │ │ - add r1, pc, r1 │ │ │ │ + bl b3690 │ │ │ │ + ldr r1, [pc, #876] @ 635b4 │ │ │ │ mov r7, r0 │ │ │ │ - bl 2372c │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 23664 │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 60b08 │ │ │ │ - add r4, sp, #12 │ │ │ │ + beq 632bc │ │ │ │ + add r4, sp, #4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #512 @ 0x200 │ │ │ │ mov r0, r4 │ │ │ │ - bl 80328 │ │ │ │ + bl 83e2c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 60b00 │ │ │ │ - ldrb r3, [sp, #12] │ │ │ │ + beq 632b4 │ │ │ │ + ldrb r3, [sp, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 60aa8 │ │ │ │ + beq 6325c │ │ │ │ mov r1, #8 │ │ │ │ mov r0, #1 │ │ │ │ - bl 25460 │ │ │ │ + bl 2538c │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 60d44 │ │ │ │ + beq 63508 │ │ │ │ mov r0, r4 │ │ │ │ - bl 21f74 │ │ │ │ - mov r1, r5 │ │ │ │ + bl 21edc │ │ │ │ mov r3, r0 │ │ │ │ - str r3, [r5] │ │ │ │ + mov r1, r5 │ │ │ │ mov r0, #17 │ │ │ │ - bl 5f55c │ │ │ │ - b 60aa8 │ │ │ │ + str r3, [r5] │ │ │ │ + bl 61b8c │ │ │ │ + b 6325c │ │ │ │ mov r0, r6 │ │ │ │ - bl 2294c │ │ │ │ + bl 228a8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 24c8c │ │ │ │ - ldr r0, [pc, #732] @ 60df4 │ │ │ │ + bl 24bb8 │ │ │ │ + ldr r0, [pc, #748] @ 635b8 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #28 │ │ │ │ - bl ad6fc │ │ │ │ - ldr r1, [pc, #720] @ 60df8 │ │ │ │ - add r1, pc, r1 │ │ │ │ + bl b3690 │ │ │ │ + ldr r1, [pc, #736] @ 635bc │ │ │ │ mov r9, r0 │ │ │ │ - bl 2372c │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 23664 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 60ba0 │ │ │ │ - ldr r7, [pc, #700] @ 60dfc │ │ │ │ + beq 63354 │ │ │ │ + ldr r7, [pc, #716] @ 635c0 │ │ │ │ mov r8, #0 │ │ │ │ + add r4, sp, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #4 │ │ │ │ - add r4, sp, #12 │ │ │ │ subs r6, r8, #5 │ │ │ │ movne r6, #1 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #512 @ 0x200 │ │ │ │ mov r0, r4 │ │ │ │ - bl 80328 │ │ │ │ + bl 83e2c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 60b98 │ │ │ │ - ldrb r2, [sp, #12] │ │ │ │ + beq 6334c │ │ │ │ + ldrb r2, [sp, #4] │ │ │ │ cmp r2, #0 │ │ │ │ moveq r3, #0 │ │ │ │ andne r3, r6, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 60b54 │ │ │ │ + beq 63308 │ │ │ │ mov r0, r4 │ │ │ │ - bl 21f74 │ │ │ │ add r8, r8, #1 │ │ │ │ + bl 21edc │ │ │ │ str r0, [r7], #4 │ │ │ │ - b 60b4c │ │ │ │ + b 63300 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2294c │ │ │ │ + bl 228a8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 24c8c │ │ │ │ - ldr r0, [pc, #592] @ 60e00 │ │ │ │ + bl 24bb8 │ │ │ │ + ldr r0, [pc, #608] @ 635c4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ - bl ad6fc │ │ │ │ - ldr r1, [pc, #580] @ 60e04 │ │ │ │ - add r1, pc, r1 │ │ │ │ + bl b3690 │ │ │ │ + ldr r1, [pc, #596] @ 635c8 │ │ │ │ mov r8, r0 │ │ │ │ - bl 2372c │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 23664 │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 60c0c │ │ │ │ - add r4, sp, #12 │ │ │ │ - b 60bec │ │ │ │ + beq 633c0 │ │ │ │ + add r4, sp, #4 │ │ │ │ + b 633a0 │ │ │ │ mov r1, #32 │ │ │ │ mov r0, r4 │ │ │ │ - bl 24b6c │ │ │ │ + bl 24a98 │ │ │ │ subs r5, r0, #0 │ │ │ │ - bne 60c40 │ │ │ │ + bne 63408 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #512 @ 0x200 │ │ │ │ mov r0, r4 │ │ │ │ - bl 80328 │ │ │ │ + bl 83e2c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 60bd8 │ │ │ │ + bne 6338c │ │ │ │ mov r0, r6 │ │ │ │ - bl 2294c │ │ │ │ + bl 228a8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 24c8c │ │ │ │ - ldr r2, [pc, #492] @ 60e08 │ │ │ │ - ldr r3, [pc, #420] @ 60dc4 │ │ │ │ + bl 24bb8 │ │ │ │ + ldr r2, [pc, #508] @ 635cc │ │ │ │ + ldr r3, [pc, #436] @ 63588 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ - ldr r3, [sp, #524] @ 0x20c │ │ │ │ + ldr r3, [sp, #516] @ 0x204 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 60dbc │ │ │ │ - add sp, sp, #532 @ 0x214 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ + bne 63580 │ │ │ │ + add sp, sp, #520 @ 0x208 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldr sl, [sp, #24] │ │ │ │ + add sp, sp, #28 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov r9, #0 │ │ │ │ strb r9, [r5] │ │ │ │ - bl 23b70 <__errno_location@plt> │ │ │ │ - mov r1, r9 │ │ │ │ + bl 23aa8 <__errno_location@plt> │ │ │ │ mov r7, r0 │ │ │ │ - str r9, [r0] │ │ │ │ + mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 23120 │ │ │ │ - ldr r7, [r7] │ │ │ │ - cmp r7, r9 │ │ │ │ - bne 60bec │ │ │ │ + str r9, [r7] │ │ │ │ + bl 23070 │ │ │ │ + ldr r9, [r7] │ │ │ │ + vmov r7, s0 │ │ │ │ + cmp r9, #0 │ │ │ │ + bne 633a0 │ │ │ │ mov r1, #12 │ │ │ │ mov r0, #1 │ │ │ │ - vstr s0, [sp, #4] │ │ │ │ - bl 25460 │ │ │ │ - subs r9, r0, #0 │ │ │ │ - beq 60bec │ │ │ │ + bl 2538c │ │ │ │ + subs sl, r0, #0 │ │ │ │ + beq 633a0 │ │ │ │ add r0, r5, #1 │ │ │ │ - bl 21f74 │ │ │ │ - vldr s0, [sp, #4] │ │ │ │ - mov r1, r9 │ │ │ │ - vstr s0, [r9, #4] │ │ │ │ - str r0, [r9] │ │ │ │ - mov r0, r7 │ │ │ │ - bl 5f55c │ │ │ │ - b 60bec │ │ │ │ - ldr r3, [pc, #348] @ 60e0c │ │ │ │ + bl 21edc │ │ │ │ + mov r1, sl │ │ │ │ + str r0, [sl] │ │ │ │ + mov r0, r9 │ │ │ │ + str r7, [sl, #4] │ │ │ │ + bl 61b8c │ │ │ │ + b 633a0 │ │ │ │ + ldr r3, [pc, #348] @ 635d0 │ │ │ │ mov r2, #1 │ │ │ │ + mov r1, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3] │ │ │ │ - mov r1, r5 │ │ │ │ - bl acc78 │ │ │ │ + bl b2c00 │ │ │ │ cmp r0, #0 │ │ │ │ - bge 60998 │ │ │ │ - ldr r1, [pc, #320] @ 60e10 │ │ │ │ - ldr r0, [pc, #320] @ 60e14 │ │ │ │ - add r1, pc, r1 │ │ │ │ + bge 6314c │ │ │ │ + ldr r1, [pc, #320] @ 635d4 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #316] @ 635d8 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - mov r1, #1 │ │ │ │ + bl 2481c │ │ │ │ mov r2, r0 │ │ │ │ + mov r1, #1 │ │ │ │ mov r0, #2 │ │ │ │ - bl 75c04 │ │ │ │ + bl 78e78 │ │ │ │ vmov.f32 s0, #8 @ 0x40400000 3.0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73a94 │ │ │ │ - b 60998 │ │ │ │ - ldr r1, [pc, #268] @ 60e18 │ │ │ │ - ldr r0, [pc, #268] @ 60e1c │ │ │ │ + bl 76c74 │ │ │ │ + b 6314c │ │ │ │ + ldr r1, [pc, #268] @ 635dc │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #264] @ 635e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - mov r1, r4 │ │ │ │ + bl 2481c │ │ │ │ mov r2, r0 │ │ │ │ + mov r1, r4 │ │ │ │ mov r0, #2 │ │ │ │ - bl 75c04 │ │ │ │ - vmov.f32 s0, #8 @ 0x40400000 3.0 │ │ │ │ + bl 78e78 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73a94 │ │ │ │ + vmov.f32 s0, #8 @ 0x40400000 3.0 │ │ │ │ + bl 76c74 │ │ │ │ ldr r4, [r7] │ │ │ │ - b 60974 │ │ │ │ - ldr r1, [pc, #212] @ 60e20 │ │ │ │ - ldr r0, [pc, #212] @ 60e24 │ │ │ │ + b 63128 │ │ │ │ + ldr r1, [pc, #212] @ 635e4 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #208] @ 635e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - mov r1, r5 │ │ │ │ + bl 2481c │ │ │ │ mov r2, r0 │ │ │ │ + mov r1, r5 │ │ │ │ mov r0, #2 │ │ │ │ - bl 75c04 │ │ │ │ + bl 78e78 │ │ │ │ vmov.f32 s0, #8 @ 0x40400000 3.0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r5 │ │ │ │ - bl 73a94 │ │ │ │ - b 60ae0 │ │ │ │ - ldr r1, [pc, #160] @ 60e28 │ │ │ │ - ldr r0, [pc, #160] @ 60e2c │ │ │ │ + bl 76c74 │ │ │ │ + b 63294 │ │ │ │ + ldr r1, [pc, #160] @ 635ec │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #156] @ 635f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - mov r1, r5 │ │ │ │ + bl 2481c │ │ │ │ mov r2, r0 │ │ │ │ + mov r1, r5 │ │ │ │ mov r0, #2 │ │ │ │ - bl 75c04 │ │ │ │ + bl 78e78 │ │ │ │ vmov.f32 s0, #8 @ 0x40400000 3.0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r5 │ │ │ │ - bl 73a94 │ │ │ │ - b 60a04 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq sp, sp, r0, asr #19 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq sp, sp, r0, lsr #19 │ │ │ │ - andeq r1, r0, r4, lsr #26 │ │ │ │ - andseq ip, sl, r0, ror #16 │ │ │ │ - andseq r3, r7, r8, ror #11 │ │ │ │ - strhteq fp, [lr], -r8 │ │ │ │ - eoreq r8, sp, r4, ror #21 │ │ │ │ - andeq r1, r0, r0, lsl r7 │ │ │ │ - andseq ip, sl, ip, ror #15 │ │ │ │ - andseq sl, r6, r0, lsl #13 │ │ │ │ - andseq ip, sl, r0, lsl r7 │ │ │ │ - andseq sl, r6, r4, lsr #11 │ │ │ │ - andseq ip, sl, ip, ror r6 │ │ │ │ - andseq sl, r6, r0, lsl r5 │ │ │ │ - eoreq fp, lr, r4, asr #19 │ │ │ │ - andseq ip, sl, r4, ror #11 │ │ │ │ - andseq sl, r6, r8, ror r4 │ │ │ │ - eoreq sp, sp, r4, lsr #13 │ │ │ │ - eoreq fp, lr, r4, asr r8 │ │ │ │ - mulseq r7, r0, r2 │ │ │ │ - andseq r3, r7, r0, lsl #5 │ │ │ │ - andseq r3, r7, ip, lsr #4 │ │ │ │ - andseq r3, r7, r4, asr #4 │ │ │ │ - andseq r3, r7, ip, ror #3 │ │ │ │ - andseq r3, r7, r4, lsl #4 │ │ │ │ - @ instruction: 0x001731b0 │ │ │ │ - andseq r3, r7, r8, asr #3 │ │ │ │ + bl 76c74 │ │ │ │ + b 631b8 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eoreq fp, pc, r0, lsl r2 @ │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eoreq fp, pc, r4, lsl #4 │ │ │ │ + andeq r1, r0, r0, lsl sp │ │ │ │ + @ instruction: 0x001bc2f4 │ │ │ │ + eorseq r9, r0, r4, lsl r4 │ │ │ │ + andseq r3, r8, ip, rrx │ │ │ │ + eoreq r6, pc, r0, asr #6 │ │ │ │ + strdeq r1, [r0], -ip │ │ │ │ + andseq ip, fp, r8, lsl #5 │ │ │ │ + andseq sl, r7, r8, lsl r1 │ │ │ │ + andseq ip, fp, ip, lsr #3 │ │ │ │ + andseq sl, r7, ip, lsr r0 │ │ │ │ + andseq ip, fp, r8, lsl r1 │ │ │ │ + andseq r9, r7, r8, lsr #31 │ │ │ │ + eorseq r9, r0, ip, lsl #4 │ │ │ │ + andseq ip, fp, r0, lsl #1 │ │ │ │ + andseq r9, r7, r0, lsl pc │ │ │ │ + eoreq sl, pc, r0, lsl #30 │ │ │ │ + eorseq r9, r0, ip, lsl #1 │ │ │ │ + andseq r2, r8, r8, lsl sp │ │ │ │ + andseq r2, r8, ip, lsl #26 │ │ │ │ + @ instruction: 0x00182cb8 │ │ │ │ + @ instruction: 0x00182cd0 │ │ │ │ + andseq r2, r8, r8, ror ip │ │ │ │ + mulseq r8, r0, ip │ │ │ │ + andseq r2, r8, ip, lsr ip │ │ │ │ + andseq r2, r8, r4, asr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + strd r4, [sp, #-32]! @ 0xffffffe0 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + str sl, [sp, #24] │ │ │ │ + str lr, [sp, #28] │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ - ldr r2, [pc, #760] @ 61140 │ │ │ │ - ldr r3, [pc, #760] @ 61144 │ │ │ │ + ldr r2, [pc, #780] @ 63928 │ │ │ │ + sub sp, sp, #24 │ │ │ │ + ldr r3, [pc, #776] @ 6392c │ │ │ │ + ldr r0, [pc, #776] @ 63930 │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [pc, #756] @ 61148 │ │ │ │ + ldr r5, [pc, #772] @ 63934 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - sub sp, sp, #24 │ │ │ │ add r0, pc, r0 │ │ │ │ + add r5, pc, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl ad6fc │ │ │ │ - ldr r1, [pc, #728] @ 6114c │ │ │ │ - ldr r5, [pc, #728] @ 61150 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r5, pc, r5 │ │ │ │ + bl b3690 │ │ │ │ + ldr r1, [pc, #744] @ 63938 │ │ │ │ mov r9, r0 │ │ │ │ - bl 2372c │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 23664 │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 60f74 │ │ │ │ - ldr r1, [pc, #704] @ 61154 │ │ │ │ - ldr r3, [pc, #704] @ 61158 │ │ │ │ - ldr r4, [pc, #704] @ 6115c │ │ │ │ - ldr sl, [pc, #704] @ 61160 │ │ │ │ - ldr r8, [pc, #704] @ 61164 │ │ │ │ - ldr r7, [pc, #704] @ 61168 │ │ │ │ + beq 63748 │ │ │ │ + ldr r1, [pc, #724] @ 6393c │ │ │ │ + ldr r3, [pc, #724] @ 63940 │ │ │ │ + ldr r4, [pc, #724] @ 63944 │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r3, [r5, r3] │ │ │ │ - add r4, pc, r4 │ │ │ │ + ldr sl, [pc, #720] @ 63948 │ │ │ │ add r1, r1, #24 │ │ │ │ + ldr r8, [pc, #716] @ 6394c │ │ │ │ + add r4, pc, r4 │ │ │ │ + ldr r7, [pc, #712] @ 63950 │ │ │ │ add sl, pc, sl │ │ │ │ + ldr r3, [r5, r3] │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ - b 60f30 │ │ │ │ + b 63704 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ cmn r0, #1 │ │ │ │ mov r5, r0 │ │ │ │ - beq 60f3c │ │ │ │ + beq 63710 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 60f20 │ │ │ │ + beq 636f4 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ mov r1, #32 │ │ │ │ strh r3, [sp, #16] │ │ │ │ - bl 24b6c │ │ │ │ + bl 24a98 │ │ │ │ + cmp r0, #0 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r2, sl │ │ │ │ mov r1, #1 │ │ │ │ - cmp r0, #0 │ │ │ │ strbeq r0, [sp, #16] │ │ │ │ add r0, sp, #16 │ │ │ │ - str r0, [sp, #8] │ │ │ │ stm sp, {r0, r5} │ │ │ │ + str r0, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ - bl 2441c <__fprintf_chk@plt> │ │ │ │ + bl 24354 <__fprintf_chk@plt> │ │ │ │ mov r0, r5 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r3, [r4, #40]! @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 60f6c │ │ │ │ + beq 63740 │ │ │ │ ldmib r4, {r1, r3} │ │ │ │ ldr r3, [r3, #20] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 60ec4 │ │ │ │ + bne 63698 │ │ │ │ mov r2, #5 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r1, #2 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 75c04 │ │ │ │ + bl 78e78 │ │ │ │ ldr r3, [r4, #40]! @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 60f2c │ │ │ │ + bne 63700 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2294c │ │ │ │ + bl 228a8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 24c8c │ │ │ │ - ldr r0, [pc, #488] @ 6116c │ │ │ │ + bl 24bb8 │ │ │ │ + ldr r0, [pc, #508] @ 63954 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl ad6fc │ │ │ │ - ldr r1, [pc, #476] @ 61170 │ │ │ │ - add r1, pc, r1 │ │ │ │ + bl b3690 │ │ │ │ + ldr r1, [pc, #496] @ 63958 │ │ │ │ mov r7, r0 │ │ │ │ - bl 2372c │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 23664 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 61010 │ │ │ │ + beq 637e4 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #2 │ │ │ │ - bl 5f55c │ │ │ │ + bl 61b8c │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 61008 │ │ │ │ - ldr r6, [pc, #436] @ 61174 │ │ │ │ + beq 637dc │ │ │ │ + ldr r6, [pc, #456] @ 6395c │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 60ffc │ │ │ │ + beq 637d0 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 60ffc │ │ │ │ + beq 637d0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2441c <__fprintf_chk@plt> │ │ │ │ + bl 24354 <__fprintf_chk@plt> │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, #1 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2441c <__fprintf_chk@plt> │ │ │ │ + bl 24354 <__fprintf_chk@plt> │ │ │ │ ldr r4, [r4, #24] │ │ │ │ cmp r4, #0 │ │ │ │ - bne 60fc0 │ │ │ │ + bne 63794 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2294c │ │ │ │ + bl 228a8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 24c8c │ │ │ │ - ldr r0, [pc, #344] @ 61178 │ │ │ │ + bl 24bb8 │ │ │ │ + ldr r0, [pc, #364] @ 63960 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #20 │ │ │ │ - bl ad6fc │ │ │ │ - ldr r1, [pc, #332] @ 6117c │ │ │ │ - add r1, pc, r1 │ │ │ │ + bl b3690 │ │ │ │ + ldr r1, [pc, #352] @ 63964 │ │ │ │ mov r7, r0 │ │ │ │ - bl 2372c │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 23664 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 6108c │ │ │ │ + beq 63860 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #16 │ │ │ │ - bl 5f55c │ │ │ │ + bl 61b8c │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 61084 │ │ │ │ - ldr r6, [pc, #292] @ 61180 │ │ │ │ + beq 63858 │ │ │ │ + ldr r6, [pc, #312] @ 63968 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 61078 │ │ │ │ + beq 6384c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2441c <__fprintf_chk@plt> │ │ │ │ + bl 24354 <__fprintf_chk@plt> │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ - bne 6105c │ │ │ │ + bne 63830 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2294c │ │ │ │ + bl 228a8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 24c8c │ │ │ │ - ldr r0, [pc, #232] @ 61184 │ │ │ │ + bl 24bb8 │ │ │ │ + ldr r0, [pc, #252] @ 6396c │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #28 │ │ │ │ - bl ad6fc │ │ │ │ - ldr r1, [pc, #220] @ 61188 │ │ │ │ - add r1, pc, r1 │ │ │ │ + bl b3690 │ │ │ │ + ldr r1, [pc, #240] @ 63970 │ │ │ │ mov r7, r0 │ │ │ │ - bl 2372c │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 23664 │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 61108 │ │ │ │ - ldr r5, [pc, #200] @ 6118c │ │ │ │ - ldr r8, [pc, #200] @ 61190 │ │ │ │ + beq 638dc │ │ │ │ + ldr r5, [pc, #220] @ 63974 │ │ │ │ + ldr r8, [pc, #220] @ 63978 │ │ │ │ add r5, pc, r5 │ │ │ │ add r4, r5, #4 │ │ │ │ - add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ + add r8, pc, r8 │ │ │ │ ldr r3, [r4], #4 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 610f8 │ │ │ │ + beq 638cc │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2441c <__fprintf_chk@plt> │ │ │ │ + bl 24354 <__fprintf_chk@plt> │ │ │ │ ldr r0, [r4, #-4] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ cmp r4, r5 │ │ │ │ - bne 610d4 │ │ │ │ + bne 638a8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2294c │ │ │ │ - ldr r2, [pc, #132] @ 61194 │ │ │ │ - ldr r3, [pc, #48] @ 61144 │ │ │ │ + bl 228a8 │ │ │ │ + ldr r2, [pc, #152] @ 6397c │ │ │ │ + ldr r3, [pc, #68] @ 6392c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 6113c │ │ │ │ + bne 63924 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #24 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 24c8c │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq sp, sp, r8, ror r4 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - andseq ip, sl, r8, lsr r3 │ │ │ │ - andseq r3, r7, r0, lsl #2 │ │ │ │ - eoreq sp, sp, r8, asr #8 │ │ │ │ - eoreq fp, lr, r0, ror #12 │ │ │ │ - andeq r1, r0, r0, asr #24 │ │ │ │ - strhteq r8, [sp], -r4 │ │ │ │ - andseq r3, r7, r4, ror #1 │ │ │ │ - andseq r3, r7, r0, asr #1 │ │ │ │ - mulseq r7, ip, r0 │ │ │ │ - andseq ip, sl, r0, lsl r2 │ │ │ │ - andseq r2, r7, r4, ror #31 │ │ │ │ - andseq fp, r9, r8, ror #17 │ │ │ │ - andseq ip, sl, r4, ror r1 │ │ │ │ - andseq r2, r7, r8, asr #30 │ │ │ │ - andseq fp, r9, ip, asr #16 │ │ │ │ - ldrsheq ip, [sl], -r8 │ │ │ │ - andseq r2, r7, ip, asr #29 │ │ │ │ - eoreq fp, lr, r0, asr #8 │ │ │ │ - @ instruction: 0x0019b7d8 │ │ │ │ - strhteq sp, [sp], -r0 │ │ │ │ - ldr r3, [pc, #4] @ 611a4 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldr sl, [sp, #24] │ │ │ │ + ldr lr, [sp, #28] │ │ │ │ + add sp, sp, #32 │ │ │ │ + b 24bb8 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eoreq sl, pc, ip, lsr #25 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + @ instruction: 0x001bbdb0 │ │ │ │ + mlaeq pc, ip, ip, sl @ │ │ │ │ + andseq r2, r8, r4, ror fp │ │ │ │ + mlaseq r0, r8, lr, r8 │ │ │ │ + andeq r1, r0, ip, lsr #24 │ │ │ │ + strdeq r5, [pc], -r4 @ │ │ │ │ + andseq r2, r8, r4, ror #22 │ │ │ │ + andseq r2, r8, ip, lsr fp │ │ │ │ + andseq r2, r8, r8, lsl fp │ │ │ │ + andseq fp, fp, ip, lsl #25 │ │ │ │ + andseq r2, r8, ip, asr sl │ │ │ │ + andseq fp, sl, r4, ror #6 │ │ │ │ + @ instruction: 0x001bbbf0 │ │ │ │ + andseq r2, r8, r0, asr #19 │ │ │ │ + andseq fp, sl, r8, asr #5 │ │ │ │ + andseq fp, fp, r4, ror fp │ │ │ │ + andseq r2, r8, r4, asr #18 │ │ │ │ + eorseq r8, r0, ip, ror #24 │ │ │ │ + andseq fp, sl, r0, asr r2 │ │ │ │ + eoreq sl, pc, ip, ror #19 │ │ │ │ + ldr r3, [pc, #4] @ 6398c │ │ │ │ ldr r0, [pc, r3] │ │ │ │ - b 22850 │ │ │ │ - ldrdeq fp, [lr], -ip @ │ │ │ │ + b 227ac │ │ │ │ + ldrshteq r8, [r0], -r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #3840] @ 0xf00 │ │ │ │ - ldr r5, [pc, #996] @ 615a4 │ │ │ │ - ldr r2, [pc, #996] @ 615a8 │ │ │ │ - ldr r3, [pc, #996] @ 615ac │ │ │ │ + ldr r5, [pc, #1032] @ 63dc0 │ │ │ │ + sub sp, sp, #220 @ 0xdc │ │ │ │ + ldr r2, [pc, #1028] @ 63dc4 │ │ │ │ + ldr r3, [pc, #1028] @ 63dc8 │ │ │ │ add r5, pc, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ ldr r4, [r5] │ │ │ │ - ldr r7, [pc, #984] @ 615b0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [pc, #1016] @ 63dcc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - sub sp, sp, #220 @ 0xdc │ │ │ │ cmp r4, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #212] @ 0xd4 │ │ │ │ mov r3, #0 │ │ │ │ - beq 61228 │ │ │ │ - ldr r2, [pc, #952] @ 615b4 │ │ │ │ - ldr r3, [pc, #940] @ 615ac │ │ │ │ + beq 63a34 │ │ │ │ + ldr r2, [pc, #988] @ 63dd0 │ │ │ │ + ldr r3, [pc, #976] @ 63dc8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 615a0 │ │ │ │ + bne 63dbc │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #220 @ 0xdc │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 61d7c │ │ │ │ - bl 22070 │ │ │ │ - ldr r6, [pc, #900] @ 615b8 │ │ │ │ - ldr fp, [pc, #900] @ 615bc │ │ │ │ - add r6, pc, r6 │ │ │ │ - add fp, pc, fp │ │ │ │ - str r0, [sp, #16] │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + ldr lr, [sp, #32] │ │ │ │ + add sp, sp, #36 @ 0x24 │ │ │ │ + b 64624 │ │ │ │ + bl 21fcc │ │ │ │ + mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 25304 │ │ │ │ + ldr r6, [pc, #908] @ 63dd4 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + bl 25230 │ │ │ │ movw r2, #425 @ 0x1a9 │ │ │ │ movw r1, #370 @ 0x172 │ │ │ │ str r0, [r5] │ │ │ │ - bl 24620 │ │ │ │ - ldr r1, [pc, #864] @ 615c0 │ │ │ │ + bl 24558 │ │ │ │ + ldr r1, [pc, #884] @ 63dd8 │ │ │ │ + add r6, pc, r6 │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ ldr r8, [r5] │ │ │ │ - bl 248f0 │ │ │ │ + ldr fp, [pc, #868] @ 63ddc │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 2399c │ │ │ │ + bl 238d4 │ │ │ │ ldr r0, [r5] │ │ │ │ mov r1, #1 │ │ │ │ - bl 21d7c │ │ │ │ + add fp, pc, fp │ │ │ │ + bl 21ce4 │ │ │ │ ldr r0, [r5] │ │ │ │ mov r1, r4 │ │ │ │ - bl 21cb0 │ │ │ │ - ldr r1, [pc, #808] @ 615c4 │ │ │ │ + bl 21c18 │ │ │ │ + ldr r1, [pc, #820] @ 63de0 │ │ │ │ mov r2, fp │ │ │ │ - add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 2489c │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 247c8 │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 23e40 │ │ │ │ + bl 23d78 │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 619f0 │ │ │ │ + bl 64238 │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 72698 │ │ │ │ + bl 75664 │ │ │ │ mov r1, r4 │ │ │ │ - bl 728c0 │ │ │ │ - ldr r3, [pc, #760] @ 615c8 │ │ │ │ - mov r2, r4 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - str r3, [sp, #8] │ │ │ │ - mov r1, r3 │ │ │ │ - mov r3, r4 │ │ │ │ + bl 758cc │ │ │ │ + ldr r3, [pc, #772] @ 63de4 │ │ │ │ mov r8, r0 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 21f2c │ │ │ │ + ldr r2, [r7, r3] │ │ │ │ + mov r3, r4 │ │ │ │ + mov r1, r2 │ │ │ │ + str r2, [sp, #8] │ │ │ │ + mov r2, r4 │ │ │ │ + bl 21e94 │ │ │ │ mov sl, r0 │ │ │ │ - bl 21c14 │ │ │ │ + bl 21b7c │ │ │ │ mov r9, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 252c8 │ │ │ │ + bl 251f4 │ │ │ │ mov r0, r9 │ │ │ │ - bl 23444 │ │ │ │ + bl 23388 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ + str r4, [sp] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ - str r4, [sp] │ │ │ │ - bl 2396c │ │ │ │ + bl 238a4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 72b88 │ │ │ │ + bl 75c00 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 21f14 │ │ │ │ + bl 21e7c │ │ │ │ mov sl, r0 │ │ │ │ - bl 23444 │ │ │ │ + bl 23388 │ │ │ │ mov r3, #1 │ │ │ │ - mov r2, r3 │ │ │ │ mov r1, sl │ │ │ │ - mov r0, r8 │ │ │ │ str r4, [sp] │ │ │ │ - bl 2396c │ │ │ │ + mov r2, r3 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 238a4 │ │ │ │ mov r2, #1 │ │ │ │ - mov r1, r2 │ │ │ │ mov r0, sl │ │ │ │ - bl 23a38 │ │ │ │ - bl 24614 │ │ │ │ - mov r1, r4 │ │ │ │ + mov r1, r2 │ │ │ │ + bl 23970 │ │ │ │ + bl 2454c │ │ │ │ mov r9, r0 │ │ │ │ - bl 23348 │ │ │ │ + mov r1, r4 │ │ │ │ + bl 2328c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r9 │ │ │ │ - bl 24200 │ │ │ │ + bl 24138 │ │ │ │ mov r0, r9 │ │ │ │ - bl 2198c │ │ │ │ - add r3, sp, #28 │ │ │ │ - mov r1, r3 │ │ │ │ + bl 218f4 │ │ │ │ + add r1, sp, #28 │ │ │ │ mov r2, r4 │ │ │ │ - str r3, [sp, #8] │ │ │ │ + str r1, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 21b54 │ │ │ │ + bl 21abc │ │ │ │ mov r0, r9 │ │ │ │ - bl 23444 │ │ │ │ + bl 23388 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, sl │ │ │ │ - bl 254d8 │ │ │ │ - ldr r2, [pc, #528] @ 615cc │ │ │ │ + bl 25404 │ │ │ │ + ldr r2, [pc, #544] @ 63de8 │ │ │ │ add r9, sp, #84 @ 0x54 │ │ │ │ mov r3, fp │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ mov r0, r9 │ │ │ │ - bl 250b8 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl 24fe4 │ │ │ │ + ldr r1, [sp, #8] │ │ │ │ mvn r3, #0 │ │ │ │ mov r2, r9 │ │ │ │ - ldr r1, [sp, #8] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 23108 │ │ │ │ - ldr r1, [pc, #484] @ 615d0 │ │ │ │ + bl 23058 │ │ │ │ + ldr r1, [pc, #500] @ 63dec │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r1, [pc, #468] @ 615d4 │ │ │ │ - mov r2, #5 │ │ │ │ add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ + ldr r1, [pc, #484] @ 63df0 │ │ │ │ mov sl, r0 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r1, [pc, #448] @ 615d8 │ │ │ │ mov r2, #5 │ │ │ │ + mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ + ldr r1, [pc, #464] @ 63df4 │ │ │ │ mov r9, r0 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r1, [pc, #428] @ 615dc │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r0, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r1, [pc, #408] @ 615e0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ + ldr r1, [pc, #444] @ 63df8 │ │ │ │ + mov r3, r0 │ │ │ │ mov r2, #5 │ │ │ │ + mov r0, r6 │ │ │ │ + str r3, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ + ldr r1, [pc, #420] @ 63dfc │ │ │ │ mov fp, r0 │ │ │ │ + mov r2, #5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 248f0 │ │ │ │ - mov r2, r9 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ + mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ - str fp, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ - ldr r0, [pc, #368] @ 615e4 │ │ │ │ + ldr r0, [pc, #384] @ 63e00 │ │ │ │ + str fp, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 2186c │ │ │ │ - mvn r3, #0 │ │ │ │ + bl 217d4 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ + mvn r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 23108 │ │ │ │ + bl 23058 │ │ │ │ mov r0, r9 │ │ │ │ - bl 219a4 │ │ │ │ + bl 2190c │ │ │ │ mov r0, r8 │ │ │ │ - bl 72b88 │ │ │ │ - ldr r1, [pc, #320] @ 615e8 │ │ │ │ + bl 75c00 │ │ │ │ + ldr r1, [pc, #332] @ 63e04 │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 72be0 │ │ │ │ - mov r8, #1 │ │ │ │ + bl 75c64 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 72b54 │ │ │ │ - ldr r3, [pc, #276] @ 615ec │ │ │ │ - ldr r1, [pc, #276] @ 615f0 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r2, r3 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - str r4, [sp, #4] │ │ │ │ + bl 75bb8 │ │ │ │ + ldr r3, [pc, #292] @ 63e08 │ │ │ │ + mov r6, r0 │ │ │ │ + mov r8, #1 │ │ │ │ + ldr r1, [pc, #284] @ 63e0c │ │ │ │ + ldr r2, [r7, r3] │ │ │ │ mov r3, r5 │ │ │ │ str r4, [sp] │ │ │ │ - ldr r7, [pc, #248] @ 615f4 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [pc, #268] @ 63e10 │ │ │ │ + str r4, [sp, #4] │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 21938 │ │ │ │ - ldr r2, [pc, #232] @ 615f8 │ │ │ │ - mov r1, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ + str r2, [sp, #8] │ │ │ │ + bl 218a0 │ │ │ │ + ldr r2, [pc, #252] @ 63e14 │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, r4 │ │ │ │ + mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - str r4, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - bl 21938 │ │ │ │ + str r4, [sp, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl 218a0 │ │ │ │ ldr r9, [sp, #16] │ │ │ │ movw r3, #65307 @ 0xff1b │ │ │ │ - mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ stm sp, {r4, r8} │ │ │ │ - bl 21f08 │ │ │ │ + mov r2, r9 │ │ │ │ + bl 21e70 │ │ │ │ movw r3, #65293 @ 0xff0d │ │ │ │ mov r2, r9 │ │ │ │ + stm sp, {r4, r8} │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - str r8, [sp, #4] │ │ │ │ - str r4, [sp] │ │ │ │ - bl 21f08 │ │ │ │ + bl 21e70 │ │ │ │ ldr r0, [r5] │ │ │ │ mov r1, r9 │ │ │ │ - bl 22964 │ │ │ │ - ldr r2, [pc, #136] @ 615fc │ │ │ │ - ldr r3, [pc, #52] @ 615ac │ │ │ │ + bl 228c0 │ │ │ │ + ldr r2, [pc, #156] @ 63e18 │ │ │ │ + ldr r3, [pc, #72] @ 63dc8 │ │ │ │ + ldr r0, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - ldr r0, [r5] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 615a0 │ │ │ │ + bne 63dbc │ │ │ │ add sp, sp, #220 @ 0xdc │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 23444 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - strhteq fp, [lr], -r4 │ │ │ │ - strdeq sp, [sp], -r8 @ │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq sp, sp, r0, ror #1 │ │ │ │ - eoreq sp, sp, r4, asr #1 │ │ │ │ - andseq r2, r7, r4, lsr #26 │ │ │ │ - andseq r7, r6, r8, lsr fp │ │ │ │ - @ instruction: 0x001733f4 │ │ │ │ - andseq r3, r7, r8, asr #7 │ │ │ │ - andeq r1, r0, r8, ror #11 │ │ │ │ - andseq r3, r7, ip, lsr #5 │ │ │ │ - andseq r3, r7, r0, lsr #5 │ │ │ │ - @ instruction: 0x001732bc │ │ │ │ - andseq r3, r7, r8, asr #5 │ │ │ │ - @ instruction: 0x001732d4 │ │ │ │ - andseq r3, r7, ip, asr #5 │ │ │ │ - andseq r3, r7, ip, lsr #5 │ │ │ │ - mulseq r7, ip, r6 │ │ │ │ - muleq r0, r8, fp │ │ │ │ - andseq r4, r7, ip, ror #12 │ │ │ │ - andseq r4, r7, r8, asr r6 │ │ │ │ - @ instruction: 0xfffffc80 │ │ │ │ - eoreq ip, sp, ip, asr #26 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + ldr lr, [sp, #32] │ │ │ │ + add sp, sp, #36 @ 0x24 │ │ │ │ + b 23388 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + ldrhteq r8, [r0], -r8 │ │ │ │ + eoreq sl, pc, r8, lsl #18 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + strdeq sl, [pc], -r8 @ │ │ │ │ + ldrdeq sl, [pc], -ip @ │ │ │ │ + andseq r2, r8, r8, asr #14 │ │ │ │ + andseq r2, r8, r0, lsr lr │ │ │ │ + andseq r7, r7, r0, lsr r5 │ │ │ │ + andseq r2, r8, r4, lsl #28 │ │ │ │ + ldrdeq r1, [r0], -r4 │ │ │ │ + andseq r2, r8, r8, ror #25 │ │ │ │ + andseq r2, r8, r0, ror #25 │ │ │ │ + @ instruction: 0x00182cf8 │ │ │ │ + andseq r2, r8, r4, lsl #26 │ │ │ │ + andseq r2, r8, ip, lsl #26 │ │ │ │ + andseq r2, r8, r4, lsl #26 │ │ │ │ + andseq r2, r8, ip, ror #25 │ │ │ │ + ldrsbeq r4, [r8], -r8 │ │ │ │ + andeq r1, r0, r4, lsl #23 │ │ │ │ + andseq r4, r8, r0, lsr #1 │ │ │ │ + andseq r4, r8, ip, lsl #1 │ │ │ │ + @ instruction: 0xfffffc4c │ │ │ │ + eoreq sl, pc, r0, asr r5 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-28]! @ 0xffffffe4 │ │ │ │ sub ip, sp, ip │ │ │ │ - str r0, [ip, #4064] @ 0xfe0 │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + str lr, [sp, #24] │ │ │ │ + str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r7, r1 │ │ │ │ - ldr r1, [pc, #392] @ 617a4 │ │ │ │ + ldr r1, [pc, #404] @ 63fd8 │ │ │ │ mov lr, #0 │ │ │ │ - sub sp, sp, #8 │ │ │ │ + sub sp, sp, #12 │ │ │ │ mov r6, r3 │ │ │ │ mov r5, r2 │ │ │ │ mov r3, lr │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ str lr, [sp] │ │ │ │ - bl 21a64 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 219cc │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 61674 │ │ │ │ - bl 22c4c │ │ │ │ - mov r3, #128 @ 0x80 │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [sp] │ │ │ │ - mov r3, r6 │ │ │ │ + beq 63e9c │ │ │ │ + bl 22ba8 │ │ │ │ mov r1, r0 │ │ │ │ + mov r0, #128 @ 0x80 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 25280 │ │ │ │ + bl 251ac │ │ │ │ mov r0, r4 │ │ │ │ - bl 23edc │ │ │ │ + bl 23e14 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 616c0 │ │ │ │ - ldr r1, [pc, #300] @ 617a8 │ │ │ │ - ldr r0, [pc, #300] @ 617ac │ │ │ │ - add r1, pc, r1 │ │ │ │ + beq 63ef8 │ │ │ │ + ldr r1, [pc, #312] @ 63fdc │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #308] @ 63fe0 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r3, [pc, #284] @ 617b0 │ │ │ │ + bl 2481c │ │ │ │ + ldr r3, [pc, #296] @ 63fe4 │ │ │ │ mov r1, #2 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [sp] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl ab6e0 │ │ │ │ + str r7, [sp] │ │ │ │ + add r3, pc, r3 │ │ │ │ + bl b155c │ │ │ │ mov r0, #0 │ │ │ │ - bl 23b64 │ │ │ │ + bl 23a9c │ │ │ │ subs r0, r4, #0 │ │ │ │ movne r0, #1 │ │ │ │ - add sp, sp, #8 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ + add sp, sp, #12 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + add sp, sp, #24 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov r0, r4 │ │ │ │ - bl 217e8 │ │ │ │ + bl 21750 │ │ │ │ cmp r0, #4 │ │ │ │ - bne 61674 │ │ │ │ + bne 63e9c │ │ │ │ mov r0, r4 │ │ │ │ - bl 2447c │ │ │ │ + bl 243b4 │ │ │ │ cmp r0, #8 │ │ │ │ - bne 61674 │ │ │ │ - ldr r7, [pc, #204] @ 617b4 │ │ │ │ + bne 63e9c │ │ │ │ + ldr r6, [pc, #200] @ 63fe8 │ │ │ │ mov r0, r4 │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r5, [r7, #16] │ │ │ │ - bl 21980 │ │ │ │ - mov r6, r0 │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [r6, #16] │ │ │ │ + bl 218e8 │ │ │ │ + mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 21ea8 │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - mul r3, r0, r6 │ │ │ │ - ldr r0, [r7, #20] │ │ │ │ + bl 21e10 │ │ │ │ + ldr r2, [r6, #16] │ │ │ │ + mul r3, r0, r5 │ │ │ │ + ldr r0, [r6, #20] │ │ │ │ add r3, r3, #2 │ │ │ │ add r3, r3, r2 │ │ │ │ lsl r1, r3, #2 │ │ │ │ - str r3, [r7, #16] │ │ │ │ - bl 254a8 │ │ │ │ + str r3, [r6, #16] │ │ │ │ + bl 253d4 │ │ │ │ cmp r0, #0 │ │ │ │ mov r8, r0 │ │ │ │ - str r0, [r7, #20] │ │ │ │ - beq 61798 │ │ │ │ + str r0, [r6, #20] │ │ │ │ + beq 63fcc │ │ │ │ mov r0, r4 │ │ │ │ - bl 21980 │ │ │ │ - lsl r6, r5, #2 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r0, [r8, r5, lsl #2] │ │ │ │ + lsl r5, r7, #2 │ │ │ │ + bl 218e8 │ │ │ │ + ldr r9, [r6, #20] │ │ │ │ + str r0, [r8, r7, lsl #2] │ │ │ │ + add r8, r5, #4 │ │ │ │ mov r0, r4 │ │ │ │ - ldr r8, [r7, #20] │ │ │ │ - bl 21ea8 │ │ │ │ - str r0, [r8, r6] │ │ │ │ + bl 21e10 │ │ │ │ + add r7, r7, #2 │ │ │ │ + str r0, [r9, r8] │ │ │ │ mov r0, r4 │ │ │ │ - bl 22d00 │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - add r3, r5, #2 │ │ │ │ - cmp r3, r1 │ │ │ │ - bge 61798 │ │ │ │ - ldr r3, [r7, #20] │ │ │ │ - add r2, r5, #1073741825 @ 0x40000001 │ │ │ │ - add r2, r3, r2, lsl #2 │ │ │ │ - sub r3, r3, #4 │ │ │ │ - add r1, r3, r1, lsl #2 │ │ │ │ + bl 22c5c │ │ │ │ + ldr r1, [r6, #16] │ │ │ │ + cmp r7, r1 │ │ │ │ + bge 63fcc │ │ │ │ + ldr r2, [r6, #20] │ │ │ │ + add r5, r5, #8 │ │ │ │ + add r1, r2, r1, lsl #2 │ │ │ │ + add r2, r2, r5 │ │ │ │ ldr r3, [r0], #4 │ │ │ │ rev r3, r3 │ │ │ │ ror r3, r3, #8 │ │ │ │ - str r3, [r2, #4]! │ │ │ │ + str r3, [r2], #4 │ │ │ │ cmp r2, r1 │ │ │ │ - bne 61780 │ │ │ │ + bne 63fb4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 252c8 │ │ │ │ - b 616a8 │ │ │ │ - andseq fp, sl, r0, asr #23 │ │ │ │ - @ instruction: 0x001744dc │ │ │ │ - @ instruction: 0x001728d4 │ │ │ │ - andseq fp, sl, r8, asr fp │ │ │ │ - mlaeq lr, r4, pc, sl @ │ │ │ │ + bl 251f4 │ │ │ │ + b 63ed0 │ │ │ │ + andseq fp, fp, r0, ror #11 │ │ │ │ + andseq r3, r8, r0, lsl #30 │ │ │ │ + @ instruction: 0x001822fc │ │ │ │ + andseq fp, fp, r4, ror r5 │ │ │ │ + eorseq r8, r0, ip, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ + strd r4, [sp, #-20]! @ 0xffffffec │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str lr, [sp, #16] │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ - ldr ip, [pc, #488] @ 619b8 │ │ │ │ + ldr ip, [pc, #500] @ 64200 │ │ │ │ mov r4, r0 │ │ │ │ - ldr r0, [pc, #484] @ 619bc │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r0, [ip, r0] │ │ │ │ - ldr r2, [pc, #476] @ 619c0 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ + mov r1, #6 │ │ │ │ + ldr r0, [pc, #484] @ 64204 │ │ │ │ + ldr r2, [pc, #484] @ 64208 │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r0, [ip, r0] │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r1, #6 │ │ │ │ - mov r0, #2 │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #16 │ │ │ │ + mov r0, #2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl ab6e0 │ │ │ │ + bl b155c │ │ │ │ ldr r3, [sp] │ │ │ │ - ldr r1, [pc, #424] @ 619c4 │ │ │ │ + cmp r4, #0 │ │ │ │ + ldr r1, [pc, #432] @ 6420c │ │ │ │ + add r0, sp, r3, lsl #2 │ │ │ │ add r2, r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ - add r0, sp, r3, lsl #2 │ │ │ │ - cmp r4, #0 │ │ │ │ str r2, [sp] │ │ │ │ str r1, [r0, #16] │ │ │ │ - beq 61854 │ │ │ │ - ldr r1, [pc, #396] @ 619c8 │ │ │ │ - add r0, r3, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ + beq 64090 │ │ │ │ + ldr r1, [pc, #408] @ 64210 │ │ │ │ + add r0, sp, r3, lsl #2 │ │ │ │ + add r3, r3, #3 │ │ │ │ add r2, sp, r2, lsl #2 │ │ │ │ - add r3, sp, r3, lsl #2 │ │ │ │ + str r3, [sp] │ │ │ │ + add r1, pc, r1 │ │ │ │ str r1, [r2, #16] │ │ │ │ - str r0, [sp] │ │ │ │ - str r4, [r3, #24] │ │ │ │ - bl 22dcc │ │ │ │ - ldr r0, [pc, #364] @ 619cc │ │ │ │ + str r4, [r0, #24] │ │ │ │ + bl 22d28 │ │ │ │ + ldr r0, [pc, #376] @ 64214 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 2525c │ │ │ │ + bl 25188 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 6192c │ │ │ │ - ldr r1, [pc, #348] @ 619d0 │ │ │ │ + beq 64174 │ │ │ │ + ldr r1, [pc, #360] @ 64218 │ │ │ │ mov r2, #7 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 601ac │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 628b8 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 61940 │ │ │ │ + beq 64188 │ │ │ │ add r1, sp, #4 │ │ │ │ mov r0, sp │ │ │ │ - bl 21bd8 │ │ │ │ - bl 8177c │ │ │ │ - bl 24e90 │ │ │ │ add r6, sp, #12 │ │ │ │ add r5, sp, #8 │ │ │ │ - mov r1, #16 │ │ │ │ + bl 21b40 │ │ │ │ + bl 85328 │ │ │ │ + bl 24dbc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ + mov r1, #16 │ │ │ │ mov r4, r0 │ │ │ │ - bl 61600 │ │ │ │ + bl 63e1c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 6196c │ │ │ │ + bne 641b4 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #32 │ │ │ │ mov r0, r4 │ │ │ │ - bl 61600 │ │ │ │ + bl 63e1c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 61990 │ │ │ │ + bne 641d8 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #48 @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ - bl 61600 │ │ │ │ - ldr r3, [pc, #220] @ 619d4 │ │ │ │ + bl 63e1c │ │ │ │ + ldr r3, [pc, #232] @ 6421c │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #24] │ │ │ │ - ldr r2, [pc, #208] @ 619d8 │ │ │ │ - ldr r3, [pc, #176] @ 619bc │ │ │ │ + ldr r2, [pc, #220] @ 64220 │ │ │ │ + ldr r3, [pc, #188] @ 64204 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 619b4 │ │ │ │ + bne 641fc │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ - ldr r0, [pc, #168] @ 619dc │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + add sp, sp, #16 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r0, [pc, #168] @ 64224 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 2525c │ │ │ │ + bl 25188 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 6186c │ │ │ │ - ldr r1, [pc, #152] @ 619e0 │ │ │ │ - ldr r0, [pc, #152] @ 619e4 │ │ │ │ - add r1, pc, r1 │ │ │ │ + beq 640a8 │ │ │ │ + ldr r1, [pc, #152] @ 64228 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #148] @ 6422c │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r1, #2 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl ab6e0 │ │ │ │ - b 61888 │ │ │ │ + bl b155c │ │ │ │ + b 640c4 │ │ │ │ + ldr r7, [pc, #116] @ 64230 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 238f4 │ │ │ │ - ldr r7, [pc, #108] @ 619e8 │ │ │ │ + bl 2382c │ │ │ │ add r7, pc, r7 │ │ │ │ str r0, [r7] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 238f4 │ │ │ │ + bl 2382c │ │ │ │ str r0, [r7, #4] │ │ │ │ - b 618c0 │ │ │ │ + b 640fc │ │ │ │ + ldr r7, [pc, #84] @ 64234 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 238f4 │ │ │ │ - ldr r7, [pc, #76] @ 619ec │ │ │ │ + bl 2382c │ │ │ │ add r7, pc, r7 │ │ │ │ str r0, [r7, #8] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 238f4 │ │ │ │ + bl 2382c │ │ │ │ str r0, [r7, #12] │ │ │ │ - b 618dc │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq ip, sp, ip, ror #21 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - mulseq r7, ip, r3 │ │ │ │ - andseq r7, r6, r4, lsr #9 │ │ │ │ - andseq r4, r7, r0, ror #6 │ │ │ │ - andseq r4, r7, ip, asr #6 │ │ │ │ - andseq r4, r7, r8, asr #6 │ │ │ │ - eoreq sl, lr, r4, lsl #27 │ │ │ │ - strhteq ip, [sp], -r8 │ │ │ │ - mulseq r7, r4, r2 │ │ │ │ - mulseq r7, r0, r2 │ │ │ │ - andseq r2, r7, r8, lsl #12 │ │ │ │ - eoreq sl, lr, r4, lsl #26 │ │ │ │ - eoreq sl, lr, r0, ror #25 │ │ │ │ + b 64118 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + strhteq sl, [pc], -r0 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + @ instruction: 0x00183db8 │ │ │ │ + @ instruction: 0x00176eb0 │ │ │ │ + andseq r3, r8, r8, ror #26 │ │ │ │ + andseq r3, r8, r0, ror #26 │ │ │ │ + andseq r3, r8, r8, asr sp │ │ │ │ + eorseq r8, r0, r8, asr #10 │ │ │ │ + eoreq sl, pc, ip, lsl #3 │ │ │ │ + mulseq r8, ip, ip │ │ │ │ + mulseq r8, r4, ip │ │ │ │ + andseq r2, r8, r0, lsl r0 │ │ │ │ + ldrhteq r8, [r0], -ip │ │ │ │ + mlaseq r0, r8, r4, r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 24038 │ │ │ │ - bl 235dc │ │ │ │ + bl 23f70 │ │ │ │ + bl 23520 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 24230 │ │ │ │ - bl 238f4 │ │ │ │ - ldr r2, [pc, #16] @ 61a34 │ │ │ │ - add r2, pc, r2 │ │ │ │ + bl 24168 │ │ │ │ + bl 2382c │ │ │ │ + ldr r2, [pc, #28] @ 64290 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - b 81f00 │ │ │ │ - eoreq sl, lr, ip, asr ip │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ + add sp, sp, #16 │ │ │ │ + b 85aec │ │ │ │ + ldrshteq r8, [r0], -ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 222ec │ │ │ │ + b 642b0 │ │ │ │ + bl 25590 │ │ │ │ + bl 22248 │ │ │ │ cmp r0, #0 │ │ │ │ - popeq {r4, pc} │ │ │ │ - bl 25664 │ │ │ │ - b 61a48 │ │ │ │ + bne 642ac │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 24038 │ │ │ │ - bl 235dc │ │ │ │ - ldr r5, [pc, #80] @ 61ad0 │ │ │ │ - add r5, pc, r5 │ │ │ │ - mov r6, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 24230 │ │ │ │ - bl 238f4 │ │ │ │ - ldr r3, [pc, #60] @ 61ad4 │ │ │ │ - ldr r3, [r5, r3] │ │ │ │ - ldr r2, [r3, #696] @ 0x2b8 │ │ │ │ - mov r1, r0 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 82754 │ │ │ │ - bl 24038 │ │ │ │ - bl 235dc │ │ │ │ + ldr r6, [pc, #104] @ 64354 │ │ │ │ + bl 23f70 │ │ │ │ + bl 23520 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 24230 │ │ │ │ - bl 238f4 │ │ │ │ + bl 24168 │ │ │ │ + bl 2382c │ │ │ │ + ldr r3, [pc, #80] @ 64358 │ │ │ │ + add r6, pc, r6 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - b 82728 │ │ │ │ - eoreq ip, sp, r4, asr #16 │ │ │ │ - andeq r1, r0, r4, lsl r6 │ │ │ │ + ldr r3, [r6, r3] │ │ │ │ + ldr r2, [r3, #696] @ 0x2b8 │ │ │ │ + bl 86424 │ │ │ │ + bl 23f70 │ │ │ │ + bl 23520 │ │ │ │ + mov r3, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r4, r3 │ │ │ │ + bl 24168 │ │ │ │ + bl 2382c │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + mov r1, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ + add sp, sp, #16 │ │ │ │ + b 863e4 │ │ │ │ + eoreq r9, pc, ip, asr #31 │ │ │ │ + andeq r1, r0, r0, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r3, [pc, #588] @ 61d3c │ │ │ │ - ldr r5, [pc, #588] @ 61d40 │ │ │ │ + ldr r3, [pc, #612] @ 645e4 │ │ │ │ + ldr r5, [pc, #612] @ 645e8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r3, #0 │ │ │ │ - popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ + bne 643a8 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r4, r1 │ │ │ │ - bl 69e44 │ │ │ │ - ldr r3, [pc, #552] @ 61d44 │ │ │ │ + bl 6caa4 │ │ │ │ + ldr r3, [pc, #556] @ 645ec │ │ │ │ mov r1, r4 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ ldr r0, [r7] │ │ │ │ - bl 247a0 │ │ │ │ + bl 246d8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 240d4 │ │ │ │ + bl 2400c │ │ │ │ cmp r0, #80 @ 0x50 │ │ │ │ ldr r0, [r7] │ │ │ │ - bls 61c18 │ │ │ │ + bls 644c0 │ │ │ │ mov r1, #1 │ │ │ │ - bl 24d94 │ │ │ │ + bl 24cc0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r1, #0 │ │ │ │ - bl 23b58 │ │ │ │ + bl 23a90 │ │ │ │ ldr r0, [r7] │ │ │ │ mvn r2, #0 │ │ │ │ movw r1, #415 @ 0x19f │ │ │ │ - bl 24620 │ │ │ │ - ldr r2, [pc, #480] @ 61d48 │ │ │ │ + bl 24558 │ │ │ │ + ldr r1, [pc, #484] @ 645f0 │ │ │ │ bic r3, r6, #4 │ │ │ │ - ldr r4, [r5, r2] │ │ │ │ - ldr r2, [pc, #472] @ 61d4c │ │ │ │ - ldr r7, [r4] │ │ │ │ + ldr r2, [pc, #480] @ 645f4 │ │ │ │ + ldr r4, [r5, r1] │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r7, [r4] │ │ │ │ cmp r3, #3 │ │ │ │ - bhi 61be0 │ │ │ │ + bhi 64484 │ │ │ │ ldrb r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop {0} │ │ │ │ - ldr r1, [pc, #444] @ 61d50 │ │ │ │ - ldr r0, [pc, #444] @ 61d54 │ │ │ │ + ldr r1, [pc, #448] @ 645f8 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #444] @ 645fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2399c │ │ │ │ - ldr r3, [pc, #416] @ 61d58 │ │ │ │ + bl 238d4 │ │ │ │ + ldr r3, [pc, #420] @ 64600 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 23828 │ │ │ │ - ldr r3, [pc, #404] @ 61d5c │ │ │ │ + bl 23760 │ │ │ │ + ldr r3, [pc, #408] @ 64604 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 23444 │ │ │ │ - ldr r3, [pc, #392] @ 61d60 │ │ │ │ + bl 23388 │ │ │ │ + ldr r3, [pc, #396] @ 64608 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 23828 │ │ │ │ + bl 23760 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 23444 │ │ │ │ + bl 23388 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 61a5c │ │ │ │ + bl 642c8 │ │ │ │ tst r6, #4 │ │ │ │ - popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r3, [r4] │ │ │ │ - cmp r3, #0 │ │ │ │ - popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ + beq 64394 │ │ │ │ + b 644b0 │ │ │ │ mov r0, #0 │ │ │ │ - bl 23b64 │ │ │ │ + bl 23a9c │ │ │ │ movw r0, #5000 @ 0x1388 │ │ │ │ - bl 159f6c │ │ │ │ - b 61bf8 │ │ │ │ + bl 167bec │ │ │ │ + ldr r3, [r4] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 644a0 │ │ │ │ + b 64394 │ │ │ │ mov r1, #0 │ │ │ │ - bl 24d94 │ │ │ │ - b 61b60 │ │ │ │ - ldr r1, [pc, #312] @ 61d64 │ │ │ │ - ldr r0, [pc, #312] @ 61d68 │ │ │ │ + bl 24cc0 │ │ │ │ + b 64404 │ │ │ │ + ldr r1, [pc, #312] @ 6460c │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #308] @ 64610 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2399c │ │ │ │ - ldr r3, [pc, #264] @ 61d58 │ │ │ │ + bl 238d4 │ │ │ │ + ldr r3, [pc, #264] @ 64600 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 23828 │ │ │ │ - ldr r3, [pc, #252] @ 61d5c │ │ │ │ + bl 23760 │ │ │ │ + ldr r3, [pc, #252] @ 64604 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 23828 │ │ │ │ - ldr r3, [pc, #240] @ 61d60 │ │ │ │ + bl 23760 │ │ │ │ + ldr r3, [pc, #240] @ 64608 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 23444 │ │ │ │ + bl 23388 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 23444 │ │ │ │ + bl 23388 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 61a5c │ │ │ │ - b 61bf8 │ │ │ │ - ldr r1, [pc, #216] @ 61d6c │ │ │ │ - ldr r0, [pc, #216] @ 61d70 │ │ │ │ + bl 642c8 │ │ │ │ + b 644b0 │ │ │ │ + ldr r1, [pc, #216] @ 64614 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #212] @ 64618 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2399c │ │ │ │ - ldr r3, [pc, #160] @ 61d58 │ │ │ │ + bl 238d4 │ │ │ │ + ldr r3, [pc, #160] @ 64600 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 23828 │ │ │ │ - ldr r3, [pc, #148] @ 61d5c │ │ │ │ + bl 23760 │ │ │ │ + ldr r3, [pc, #148] @ 64604 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 23828 │ │ │ │ - ldr r3, [pc, #136] @ 61d60 │ │ │ │ + bl 23760 │ │ │ │ + ldr r3, [pc, #136] @ 64608 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 23444 │ │ │ │ - b 61be0 │ │ │ │ - ldr r1, [pc, #136] @ 61d74 │ │ │ │ - ldr r0, [pc, #136] @ 61d78 │ │ │ │ + bl 23388 │ │ │ │ + b 64484 │ │ │ │ + ldr r1, [pc, #136] @ 6461c │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #132] @ 64620 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2399c │ │ │ │ - ldr r3, [pc, #72] @ 61d58 │ │ │ │ + bl 238d4 │ │ │ │ + ldr r3, [pc, #72] @ 64600 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 23444 │ │ │ │ - ldr r3, [pc, #60] @ 61d5c │ │ │ │ + bl 23388 │ │ │ │ + ldr r3, [pc, #60] @ 64604 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 23828 │ │ │ │ - ldr r3, [pc, #48] @ 61d60 │ │ │ │ + bl 23760 │ │ │ │ + ldr r3, [pc, #48] @ 64608 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 23828 │ │ │ │ - b 61be0 │ │ │ │ - eoreq sl, lr, ip, lsl #23 │ │ │ │ - eoreq ip, sp, r8, asr #15 │ │ │ │ - andeq r1, r0, r0, asr r6 │ │ │ │ - muleq r0, r0, r6 │ │ │ │ - andseq fp, sl, r0, asr r6 │ │ │ │ - andseq r4, r7, ip, asr #1 │ │ │ │ - @ instruction: 0x001723bc │ │ │ │ - andeq r1, r0, ip, lsl r7 │ │ │ │ - andeq r1, r0, ip, lsr #14 │ │ │ │ - @ instruction: 0x000016bc │ │ │ │ - andseq r6, r6, r8, lsl #25 │ │ │ │ - andseq r2, r7, r4, lsr #6 │ │ │ │ - andseq r3, r7, r4, asr #31 │ │ │ │ - @ instruction: 0x001722bc │ │ │ │ - andseq r3, r7, ip, ror pc │ │ │ │ - andseq r2, r7, r4, ror #4 │ │ │ │ + bl 23760 │ │ │ │ + b 64484 │ │ │ │ + ldrshteq r8, [r0], -ip │ │ │ │ + eoreq r9, pc, r8, asr #30 │ │ │ │ + andeq r1, r0, ip, lsr r6 │ │ │ │ + andeq r1, r0, ip, ror r6 │ │ │ │ + andseq fp, fp, r0 │ │ │ │ + andseq r3, r8, r8, ror sl │ │ │ │ + andseq r1, r8, r8, ror #26 │ │ │ │ + andeq r1, r0, r8, lsl #14 │ │ │ │ + andeq r1, r0, r8, lsl r7 │ │ │ │ + andeq r1, r0, r8, lsr #13 │ │ │ │ + andseq r6, r7, r0, lsr r6 │ │ │ │ + andseq r1, r8, ip, asr #25 │ │ │ │ + andseq r3, r8, ip, ror #18 │ │ │ │ + andseq r1, r8, r4, ror #24 │ │ │ │ + andseq r3, r8, r4, lsr #18 │ │ │ │ + andseq r1, r8, ip, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 24038 │ │ │ │ - bl 235dc │ │ │ │ + bl 23f70 │ │ │ │ + bl 23520 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 24230 │ │ │ │ - bl 238f4 │ │ │ │ + bl 24168 │ │ │ │ + bl 2382c │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - b 82728 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ + add sp, sp, #16 │ │ │ │ + b 863e4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r4, [pc, #364] @ 61f3c │ │ │ │ + ldr r4, [pc, #380] @ 6480c │ │ │ │ cmp r0, #41 @ 0x29 │ │ │ │ sub sp, sp, #24 │ │ │ │ add r4, pc, r4 │ │ │ │ - bgt 61efc │ │ │ │ + bgt 647cc │ │ │ │ cmp r0, #5 │ │ │ │ - ble 61e5c │ │ │ │ - ldr r3, [pc, #340] @ 61f40 │ │ │ │ + ble 6471c │ │ │ │ + ldr r3, [pc, #356] @ 64810 │ │ │ │ sub r0, r0, #6 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r0, #35 @ 0x23 │ │ │ │ - bhi 61e5c │ │ │ │ + bhi 6471c │ │ │ │ ldrb r0, [r3, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ nop {0} │ │ │ │ - ldr r4, [pc, #312] @ 61f44 │ │ │ │ + ldr r4, [pc, #328] @ 64814 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 61e2c │ │ │ │ + beq 646ec │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 23828 │ │ │ │ + bl 23760 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ - bl 22850 │ │ │ │ + bl 227ac │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r1 │ │ │ │ - bl 67870 │ │ │ │ - ldr r2, [pc, #268] @ 61f48 │ │ │ │ + bl 6a43c │ │ │ │ + ldr r2, [pc, #284] @ 64818 │ │ │ │ mov r3, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, r3 │ │ │ │ + str r3, [sp] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + str r3, [sp, #8] │ │ │ │ + add r2, pc, r2 │ │ │ │ str r0, [r2, #28] │ │ │ │ mov r2, r3 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - str r3, [sp] │ │ │ │ - bl 21e90 │ │ │ │ + bl 21df8 │ │ │ │ add sp, sp, #24 │ │ │ │ - pop {r4, pc} │ │ │ │ - bl 721c4 │ │ │ │ - ldr r3, [pc, #220] @ 61f4c │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + bl 7513c │ │ │ │ + ldr r3, [pc, #228] @ 6481c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ add sp, sp, #24 │ │ │ │ - pop {r4, lr} │ │ │ │ - b 61a5c │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + add sp, sp, #8 │ │ │ │ + b 642c8 │ │ │ │ mov r0, #0 │ │ │ │ - bl 66458 │ │ │ │ - ldr r3, [pc, #192] @ 61f50 │ │ │ │ - b 61e6c │ │ │ │ + bl 68fa0 │ │ │ │ + ldr r3, [pc, #192] @ 64820 │ │ │ │ + b 64734 │ │ │ │ mov r0, #2 │ │ │ │ - bl 66458 │ │ │ │ - ldr r3, [pc, #176] @ 61f50 │ │ │ │ - b 61e6c │ │ │ │ - mov r0, #1 │ │ │ │ - bl 66458 │ │ │ │ - ldr r3, [pc, #160] @ 61f50 │ │ │ │ - b 61e6c │ │ │ │ - bl 6af88 │ │ │ │ - ldr r3, [pc, #152] @ 61f54 │ │ │ │ - b 61e6c │ │ │ │ + bl 68fa0 │ │ │ │ + ldr r3, [pc, #176] @ 64820 │ │ │ │ + b 64734 │ │ │ │ + mov r0, #1 │ │ │ │ + bl 68fa0 │ │ │ │ + ldr r3, [pc, #160] @ 64820 │ │ │ │ + b 64734 │ │ │ │ + bl 6dcf0 │ │ │ │ + ldr r3, [pc, #152] @ 64824 │ │ │ │ + b 64734 │ │ │ │ mov r0, #4 │ │ │ │ - bl 66458 │ │ │ │ - ldr r3, [pc, #132] @ 61f50 │ │ │ │ - b 61e6c │ │ │ │ - bl 7306c │ │ │ │ - ldr r3, [pc, #128] @ 61f58 │ │ │ │ - b 61e6c │ │ │ │ - bl 62bac │ │ │ │ - ldr r3, [pc, #120] @ 61f5c │ │ │ │ - b 61e6c │ │ │ │ - bl 611a8 │ │ │ │ - ldr r3, [pc, #112] @ 61f60 │ │ │ │ - b 61e6c │ │ │ │ - bl 6c8b4 │ │ │ │ - ldr r3, [pc, #104] @ 61f64 │ │ │ │ - b 61e6c │ │ │ │ + bl 68fa0 │ │ │ │ + ldr r3, [pc, #132] @ 64820 │ │ │ │ + b 64734 │ │ │ │ + bl 76180 │ │ │ │ + ldr r3, [pc, #128] @ 64828 │ │ │ │ + b 64734 │ │ │ │ + bl 65530 │ │ │ │ + ldr r3, [pc, #120] @ 6482c │ │ │ │ + b 64734 │ │ │ │ + bl 63990 │ │ │ │ + ldr r3, [pc, #112] @ 64830 │ │ │ │ + b 64734 │ │ │ │ + bl 6f748 │ │ │ │ + ldr r3, [pc, #104] @ 64834 │ │ │ │ + b 64734 │ │ │ │ cmp r0, #1012 @ 0x3f4 │ │ │ │ - beq 61e04 │ │ │ │ + beq 646c4 │ │ │ │ movw r3, #1013 @ 0x3f5 │ │ │ │ cmp r0, r3 │ │ │ │ - bne 61e5c │ │ │ │ - ldr r4, [pc, #80] @ 61f68 │ │ │ │ + bne 6471c │ │ │ │ + ldr r4, [pc, #80] @ 64838 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 61e5c │ │ │ │ - bl 23828 │ │ │ │ + beq 6471c │ │ │ │ + bl 23760 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ - bl 22850 │ │ │ │ + bl 227ac │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #28] │ │ │ │ - b 61e5c │ │ │ │ - eoreq ip, sp, ip, ror #9 │ │ │ │ - @ instruction: 0x001ab3dc │ │ │ │ - eoreq sl, lr, r4, ror r8 │ │ │ │ - eoreq sl, lr, r0, asr #16 │ │ │ │ - andeq r1, r0, r4, ror #18 │ │ │ │ - andeq r1, r0, r8, asr #20 │ │ │ │ - andeq r1, r0, ip, lsl #18 │ │ │ │ - andeq r1, r0, r8, asr #13 │ │ │ │ + b 6471c │ │ │ │ + eoreq r9, pc, ip, lsr ip @ │ │ │ │ + andseq sl, fp, ip, ror #26 │ │ │ │ + ldrhteq r7, [r0], -r4 │ │ │ │ + eorseq r7, r0, r0, ror pc │ │ │ │ + andeq r1, r0, r0, asr r9 │ │ │ │ + andeq r1, r0, r4, lsr sl │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ - andeq r1, r0, ip, ror r7 │ │ │ │ - andeq r1, r0, r8, ror fp │ │ │ │ - eoreq sl, lr, r8, ror #14 │ │ │ │ + @ instruction: 0x000016b4 │ │ │ │ + andeq r1, r0, r4, ror #23 │ │ │ │ + andeq r1, r0, r8, ror #14 │ │ │ │ + andeq r1, r0, r4, ror #22 │ │ │ │ + mlaseq r0, r8, lr, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - ldr r3, [pc, #168] @ 62030 │ │ │ │ + ldr r3, [pc, #160] @ 648fc │ │ │ │ sub r1, r1, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #3 │ │ │ │ - bhi 6202c │ │ │ │ + bhi 648f0 │ │ │ │ ldrb r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop {0} │ │ │ │ - ldr r3, [pc, #140] @ 62034 │ │ │ │ + ldr r3, [pc, #132] @ 64900 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #12] │ │ │ │ - bl 22e80 │ │ │ │ - pop {r4, lr} │ │ │ │ + bl 22ddc │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #16 │ │ │ │ + ldr r4, [sp] │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ - b 73a94 │ │ │ │ - ldr r3, [pc, #108] @ 62038 │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + add sp, sp, #8 │ │ │ │ + b 76c74 │ │ │ │ + ldr r3, [pc, #92] @ 64904 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ - bl 22e80 │ │ │ │ - pop {r4, lr} │ │ │ │ + bl 22ddc │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #14 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - b 73a94 │ │ │ │ - ldr r3, [pc, #76] @ 6203c │ │ │ │ + b 6488c │ │ │ │ + ldr r3, [pc, #68] @ 64908 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ - bl 22e80 │ │ │ │ - pop {r4, lr} │ │ │ │ + bl 22ddc │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #3 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - b 73a94 │ │ │ │ - ldr r3, [pc, #44] @ 62040 │ │ │ │ + b 6488c │ │ │ │ + ldr r3, [pc, #44] @ 6490c │ │ │ │ ldr r0, [pc, r3] │ │ │ │ - bl 22e80 │ │ │ │ - pop {r4, lr} │ │ │ │ + bl 22ddc │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #4 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - b 73a94 │ │ │ │ - pop {r4, pc} │ │ │ │ - andseq fp, sl, ip, ror #4 │ │ │ │ - strdeq sl, [lr], -r8 @ │ │ │ │ - ldrdeq sl, [lr], -r4 @ │ │ │ │ - strhteq sl, [lr], -r0 │ │ │ │ - eoreq sl, lr, ip, lsl #13 │ │ │ │ - push {r4, r5, lr} │ │ │ │ + b 6488c │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + andseq sl, fp, r8, ror #23 │ │ │ │ + eorseq r7, r0, r4, lsr #28 │ │ │ │ + ldrshteq r7, [r0], -r8 │ │ │ │ + ldrsbteq r7, [r0], -ip │ │ │ │ + eorseq r7, r0, r0, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ + strd r4, [sp, #-12]! │ │ │ │ + str lr, [sp, #8] │ │ │ │ vpush {d8} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ - mov r4, r1 │ │ │ │ - ldr r1, [pc, #444] @ 62220 │ │ │ │ - ldr r2, [pc, #444] @ 62224 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [pc, #440] @ 62228 │ │ │ │ - ldr r2, [r1, r2] │ │ │ │ + ldr r0, [pc, #456] @ 64af8 │ │ │ │ sub sp, sp, #20 │ │ │ │ + mov r4, r1 │ │ │ │ + ldr r2, [pc, #448] @ 64afc │ │ │ │ + ldr r3, [pc, #448] @ 64b00 │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [r0, r2] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ - cmp r4, #9 │ │ │ │ - bhi 620f8 │ │ │ │ - ldrb r3, [r3, r4] │ │ │ │ + cmp r1, #9 │ │ │ │ + bhi 649c8 │ │ │ │ + ldrb r3, [r3, r1] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop {0} │ │ │ │ - ldr r3, [pc, #396] @ 6222c │ │ │ │ + ldr r3, [pc, #404] @ 64b04 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #52] @ 0x34 │ │ │ │ - bl 22e80 │ │ │ │ + bl 22ddc │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ - ldr r3, [pc, #380] @ 62230 │ │ │ │ + ldr r3, [pc, #388] @ 64b08 │ │ │ │ vneg.f32 s0, s0 │ │ │ │ + vstr s0, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r3, [r3] │ │ │ │ str r4, [sp, #8] │ │ │ │ + ldr r3, [r3] │ │ │ │ cmn r3, #1 │ │ │ │ - vstr s0, [sp] │ │ │ │ - bne 62200 │ │ │ │ - vldr s16, [pc, #328] @ 6221c │ │ │ │ + bne 64ad8 │ │ │ │ + vldr s16, [pc, #336] @ 64af4 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, sp │ │ │ │ - str r4, [sp, #4] │ │ │ │ vmov.f32 s0, s16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, #5 │ │ │ │ + str r4, [sp, #4] │ │ │ │ add r4, r4, #1 │ │ │ │ - bl 73a94 │ │ │ │ + bl 76c74 │ │ │ │ cmp r4, #6 │ │ │ │ - bne 620d8 │ │ │ │ - ldr r2, [pc, #308] @ 62234 │ │ │ │ - ldr r3, [pc, #288] @ 62224 │ │ │ │ + bne 649a8 │ │ │ │ + ldr r2, [pc, #316] @ 64b0c │ │ │ │ + ldr r3, [pc, #296] @ 64afc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 62218 │ │ │ │ + bne 64af0 │ │ │ │ add sp, sp, #20 │ │ │ │ vpop {d8} │ │ │ │ - pop {r4, r5, pc} │ │ │ │ - ldr r3, [pc, #264] @ 62238 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #8 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r3, [pc, #264] @ 64b10 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #16] │ │ │ │ - bl 22e80 │ │ │ │ + bl 22ddc │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ - b 620ac │ │ │ │ - ldr r3, [pc, #244] @ 6223c │ │ │ │ + b 6497c │ │ │ │ + ldr r3, [pc, #244] @ 64b14 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #20] │ │ │ │ - bl 22e80 │ │ │ │ + bl 22ddc │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ - b 620ac │ │ │ │ - ldr r3, [pc, #224] @ 62240 │ │ │ │ + b 6497c │ │ │ │ + ldr r3, [pc, #224] @ 64b18 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #24] │ │ │ │ - bl 22e80 │ │ │ │ + bl 22ddc │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ - b 620ac │ │ │ │ - ldr r3, [pc, #204] @ 62244 │ │ │ │ + b 6497c │ │ │ │ + ldr r3, [pc, #204] @ 64b1c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ - bl 22e80 │ │ │ │ + bl 22ddc │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ - b 620ac │ │ │ │ - ldr r3, [pc, #184] @ 62248 │ │ │ │ + b 6497c │ │ │ │ + ldr r3, [pc, #184] @ 64b20 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 22e80 │ │ │ │ + bl 22ddc │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ - b 620ac │ │ │ │ - ldr r3, [pc, #164] @ 6224c │ │ │ │ + b 6497c │ │ │ │ + ldr r3, [pc, #164] @ 64b24 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ - bl 22e80 │ │ │ │ + bl 22ddc │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ - b 620ac │ │ │ │ - ldr r3, [pc, #144] @ 62250 │ │ │ │ + b 6497c │ │ │ │ + ldr r3, [pc, #144] @ 64b28 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #40] @ 0x28 │ │ │ │ - bl 22e80 │ │ │ │ + bl 22ddc │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ - b 620ac │ │ │ │ - ldr r3, [pc, #124] @ 62254 │ │ │ │ + b 6497c │ │ │ │ + ldr r3, [pc, #124] @ 64b2c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #44] @ 0x2c │ │ │ │ - bl 22e80 │ │ │ │ + bl 22ddc │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ - b 620ac │ │ │ │ - ldr r3, [pc, #104] @ 62258 │ │ │ │ + b 6497c │ │ │ │ + ldr r3, [pc, #104] @ 64b30 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #48] @ 0x30 │ │ │ │ - bl 22e80 │ │ │ │ + bl 22ddc │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ - b 620ac │ │ │ │ - vldr s0, [pc, #20] @ 6221c │ │ │ │ + b 6497c │ │ │ │ + vldr s0, [pc, #20] @ 64af4 │ │ │ │ mov r1, sp │ │ │ │ mov r0, #5 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 73a94 │ │ │ │ - b 620f8 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ + bl 76c74 │ │ │ │ + b 649c8 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ andeq r0, r0, r0 │ │ │ │ - eoreq ip, sp, ip, asr r2 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - andseq fp, sl, r4, lsl #3 │ │ │ │ - eoreq sl, lr, r0, lsl #12 │ │ │ │ - eoreq r5, lr, r8, lsr #24 │ │ │ │ - eoreq ip, sp, r0, asr #3 │ │ │ │ - eoreq sl, lr, r0, ror r5 │ │ │ │ - eoreq sl, lr, r8, asr r5 │ │ │ │ - eoreq sl, lr, r0, asr #10 │ │ │ │ - eoreq sl, lr, r8, lsr #10 │ │ │ │ - eoreq sl, lr, r0, lsl r5 │ │ │ │ - strdeq sl, [lr], -r8 @ │ │ │ │ - eoreq sl, lr, r0, ror #9 │ │ │ │ - eoreq sl, lr, r8, asr #9 │ │ │ │ - strhteq sl, [lr], -r0 │ │ │ │ + mlaeq pc, r4, r9, r9 @ │ │ │ │ + muleq r0, ip, ip │ │ │ │ + andseq sl, fp, r4, lsl #22 │ │ │ │ + eorseq r7, r0, r0, lsr sp │ │ │ │ + eorseq r3, r0, r4, asr r3 │ │ │ │ + eoreq r9, pc, r0, lsl #18 │ │ │ │ + mlaseq r0, r8, ip, r7 │ │ │ │ + eorseq r7, r0, r0, lsl #25 │ │ │ │ + eorseq r7, r0, r8, ror #24 │ │ │ │ + eorseq r7, r0, r0, asr ip │ │ │ │ + eorseq r7, r0, r8, lsr ip │ │ │ │ + eorseq r7, r0, r0, lsr #24 │ │ │ │ + eorseq r7, r0, r8, lsl #24 │ │ │ │ + ldrshteq r7, [r0], -r0 │ │ │ │ + ldrsbteq r7, [r0], -r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ - ldr r4, [pc, #908] @ 62600 │ │ │ │ - ldr r5, [pc, #908] @ 62604 │ │ │ │ + ldr r5, [pc, #936] @ 64f04 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r8, #0 │ │ │ │ - add r4, pc, r4 │ │ │ │ - add r5, pc, r5 │ │ │ │ + bic r6, r0, r0, asr #31 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r8 │ │ │ │ - str r8, [sp, #8] │ │ │ │ - mov r6, r0 │ │ │ │ + ldr r4, [pc, #916] @ 64f08 │ │ │ │ mov r1, #24 │ │ │ │ - ldr r0, [r4, #56] @ 0x38 │ │ │ │ - str r5, [sp, #4] │ │ │ │ + mov r9, #6 │ │ │ │ str r8, [sp] │ │ │ │ - bl 248b4 │ │ │ │ + mov sl, #8 │ │ │ │ + mov fp, #9 │ │ │ │ + ldr r7, [pc, #896] @ 64f0c │ │ │ │ + add r5, pc, r5 │ │ │ │ + add r4, pc, r4 │ │ │ │ + stmib sp, {r5, r8} │ │ │ │ + ldr r0, [r4, #56] @ 0x38 │ │ │ │ + bl 247e0 │ │ │ │ mov r3, #1 │ │ │ │ - str r3, [sp, #8] │ │ │ │ mov r2, r8 │ │ │ │ - mov r3, r8 │ │ │ │ - str r5, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, #24 │ │ │ │ + str r5, [sp, #4] │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ - bl 248b4 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + mov r3, r8 │ │ │ │ + bl 247e0 │ │ │ │ mov r2, #2 │ │ │ │ - str r2, [sp, #8] │ │ │ │ mov r3, r8 │ │ │ │ - mov r2, r8 │ │ │ │ - str r5, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, #24 │ │ │ │ + str r5, [sp, #4] │ │ │ │ ldr r0, [r4, #64] @ 0x40 │ │ │ │ - bl 248b4 │ │ │ │ - mov r0, #3 │ │ │ │ + str r2, [sp, #8] │ │ │ │ + mov r2, r8 │ │ │ │ + bl 247e0 │ │ │ │ + mov r1, #3 │ │ │ │ mov r3, r8 │ │ │ │ + str r8, [sp] │ │ │ │ mov r2, r8 │ │ │ │ - str r0, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - str r8, [sp] │ │ │ │ - mov r1, #24 │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ - bl 248b4 │ │ │ │ + str r1, [sp, #8] │ │ │ │ + mov r1, #24 │ │ │ │ + bl 247e0 │ │ │ │ mov ip, #4 │ │ │ │ - stmib sp, {r5, ip} │ │ │ │ mov r3, r8 │ │ │ │ - mov r2, r8 │ │ │ │ str r8, [sp] │ │ │ │ + mov r2, r8 │ │ │ │ mov r1, #24 │ │ │ │ + str r5, [sp, #4] │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ - bl 248b4 │ │ │ │ + str ip, [sp, #8] │ │ │ │ + bl 247e0 │ │ │ │ mov lr, #5 │ │ │ │ - stmib sp, {r5, lr} │ │ │ │ mov r3, r8 │ │ │ │ - mov r2, r8 │ │ │ │ str r8, [sp] │ │ │ │ + mov r2, r8 │ │ │ │ mov r1, #24 │ │ │ │ + str r5, [sp, #4] │ │ │ │ ldr r0, [r4, #76] @ 0x4c │ │ │ │ - mov r9, #6 │ │ │ │ - bl 248b4 │ │ │ │ - stmib sp, {r5, r9} │ │ │ │ + str lr, [sp, #8] │ │ │ │ + bl 247e0 │ │ │ │ + str r8, [sp] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r8 │ │ │ │ - mov r9, #7 │ │ │ │ - str r8, [sp] │ │ │ │ + str r5, [sp, #4] │ │ │ │ mov r1, #24 │ │ │ │ ldr r0, [r4, #80] @ 0x50 │ │ │ │ - bl 248b4 │ │ │ │ - mov sl, #8 │ │ │ │ - stmib sp, {r5, r9} │ │ │ │ + str r9, [sp, #8] │ │ │ │ + mov r9, #7 │ │ │ │ + bl 247e0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r8 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, #24 │ │ │ │ + str r5, [sp, #4] │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ - bl 248b4 │ │ │ │ - mov fp, #9 │ │ │ │ + str r9, [sp, #8] │ │ │ │ + bl 247e0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r8 │ │ │ │ - stmib sp, {r5, sl} │ │ │ │ str r8, [sp] │ │ │ │ mov r1, #24 │ │ │ │ + str r5, [sp, #4] │ │ │ │ ldr r0, [r4, #88] @ 0x58 │ │ │ │ - bl 248b4 │ │ │ │ - ldr r7, [pc, #584] @ 62608 │ │ │ │ + str sl, [sp, #8] │ │ │ │ + bl 247e0 │ │ │ │ mov r3, r8 │ │ │ │ - mov r1, #24 │ │ │ │ mov r2, r8 │ │ │ │ - stmib sp, {r5, fp} │ │ │ │ str r8, [sp] │ │ │ │ + mov r1, #24 │ │ │ │ + str r5, [sp, #4] │ │ │ │ ldr r0, [r4, #92] @ 0x5c │ │ │ │ - bl 248b4 │ │ │ │ - ldr r2, [pc, #556] @ 6260c │ │ │ │ - add r7, pc, r7 │ │ │ │ - bic r6, r6, r6, asr #31 │ │ │ │ - ldr r2, [r7, r2] │ │ │ │ - add r6, r6, r6, lsl #2 │ │ │ │ - add r6, r2, r6, lsl #3 │ │ │ │ - vldr s0, [r6] │ │ │ │ + str fp, [sp, #8] │ │ │ │ + bl 247e0 │ │ │ │ + ldr r1, [pc, #560] @ 64f10 │ │ │ │ + add r2, r6, r6, lsl #2 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ + ldr r6, [r7, r1] │ │ │ │ + add r6, r6, r2, lsl #3 │ │ │ │ + vldr s0, [r6] │ │ │ │ vneg.f32 s0, s0 │ │ │ │ vcvt.f64.f32 d0, s0 │ │ │ │ - bl 236e4 │ │ │ │ + bl 2361c │ │ │ │ vldr s0, [r6, #4] │ │ │ │ ldr r0, [r4, #20] │ │ │ │ vneg.f32 s0, s0 │ │ │ │ vcvt.f64.f32 d0, s0 │ │ │ │ - bl 236e4 │ │ │ │ + bl 2361c │ │ │ │ vldr s0, [r6, #8] │ │ │ │ ldr r0, [r4, #24] │ │ │ │ vneg.f32 s0, s0 │ │ │ │ vcvt.f64.f32 d0, s0 │ │ │ │ - bl 236e4 │ │ │ │ + bl 2361c │ │ │ │ vldr s0, [r6, #12] │ │ │ │ ldr r0, [r4, #28] │ │ │ │ vneg.f32 s0, s0 │ │ │ │ vcvt.f64.f32 d0, s0 │ │ │ │ - bl 236e4 │ │ │ │ + bl 2361c │ │ │ │ vldr s0, [r6, #16] │ │ │ │ ldr r0, [r4, #32] │ │ │ │ vneg.f32 s0, s0 │ │ │ │ vcvt.f64.f32 d0, s0 │ │ │ │ - bl 236e4 │ │ │ │ + bl 2361c │ │ │ │ vldr s0, [r6, #20] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ vneg.f32 s0, s0 │ │ │ │ vcvt.f64.f32 d0, s0 │ │ │ │ - bl 236e4 │ │ │ │ + bl 2361c │ │ │ │ vldr s0, [r6, #24] │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ vneg.f32 s0, s0 │ │ │ │ vcvt.f64.f32 d0, s0 │ │ │ │ - bl 236e4 │ │ │ │ + bl 2361c │ │ │ │ vldr s0, [r6, #28] │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ vneg.f32 s0, s0 │ │ │ │ vcvt.f64.f32 d0, s0 │ │ │ │ - bl 236e4 │ │ │ │ + bl 2361c │ │ │ │ vldr s0, [r6, #32] │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ vneg.f32 s0, s0 │ │ │ │ vcvt.f64.f32 d0, s0 │ │ │ │ - bl 236e4 │ │ │ │ + bl 2361c │ │ │ │ vldr s0, [r6, #36] @ 0x24 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ vneg.f32 s0, s0 │ │ │ │ vcvt.f64.f32 d0, s0 │ │ │ │ - bl 236e4 │ │ │ │ + bl 2361c │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r8 │ │ │ │ - stmib sp, {r5, fp} │ │ │ │ str r8, [sp] │ │ │ │ mov r1, #24 │ │ │ │ + stmib sp, {r5, fp} │ │ │ │ ldr r0, [r4, #92] @ 0x5c │ │ │ │ - bl 21740 │ │ │ │ + bl 216a8 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r8 │ │ │ │ - stmib sp, {r5, sl} │ │ │ │ str r8, [sp] │ │ │ │ mov r1, #24 │ │ │ │ + stmib sp, {r5, sl} │ │ │ │ ldr r0, [r4, #88] @ 0x58 │ │ │ │ - bl 21740 │ │ │ │ - stmib sp, {r5, r9} │ │ │ │ + bl 216a8 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r8 │ │ │ │ str r8, [sp] │ │ │ │ + stmib sp, {r5, r9} │ │ │ │ + mov r9, #6 │ │ │ │ mov r1, #24 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ - mov r9, #6 │ │ │ │ - bl 21740 │ │ │ │ + bl 216a8 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r8 │ │ │ │ - stmib sp, {r5, r9} │ │ │ │ str r8, [sp] │ │ │ │ mov r1, #24 │ │ │ │ + stmib sp, {r5, r9} │ │ │ │ ldr r0, [r4, #80] @ 0x50 │ │ │ │ - bl 21740 │ │ │ │ + bl 216a8 │ │ │ │ mov lr, #5 │ │ │ │ - stmib sp, {r5, lr} │ │ │ │ mov r3, r8 │ │ │ │ - mov r2, r8 │ │ │ │ str r8, [sp] │ │ │ │ + mov r2, r8 │ │ │ │ mov r1, #24 │ │ │ │ + stmib sp, {r5, lr} │ │ │ │ ldr r0, [r4, #76] @ 0x4c │ │ │ │ - bl 21740 │ │ │ │ + bl 216a8 │ │ │ │ mov ip, #4 │ │ │ │ - stmib sp, {r5, ip} │ │ │ │ mov r3, r8 │ │ │ │ - mov r2, r8 │ │ │ │ str r8, [sp] │ │ │ │ + mov r2, r8 │ │ │ │ mov r1, #24 │ │ │ │ + stmib sp, {r5, ip} │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ - bl 21740 │ │ │ │ - mov r0, #3 │ │ │ │ + bl 216a8 │ │ │ │ + mov r1, #3 │ │ │ │ mov r3, r8 │ │ │ │ + str r8, [sp] │ │ │ │ mov r2, r8 │ │ │ │ - str r0, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - str r8, [sp] │ │ │ │ + str r1, [sp, #8] │ │ │ │ mov r1, #24 │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ - bl 21740 │ │ │ │ + bl 216a8 │ │ │ │ mov r2, #2 │ │ │ │ - str r2, [sp, #8] │ │ │ │ mov r3, r8 │ │ │ │ - mov r2, r8 │ │ │ │ - str r5, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, #24 │ │ │ │ + str r5, [sp, #4] │ │ │ │ + str r2, [sp, #8] │ │ │ │ + mov r2, r8 │ │ │ │ ldr r0, [r4, #64] @ 0x40 │ │ │ │ - bl 21740 │ │ │ │ + bl 216a8 │ │ │ │ mov r3, #1 │ │ │ │ - str r3, [sp, #8] │ │ │ │ mov r2, r8 │ │ │ │ - ldr r0, [r4, #60] @ 0x3c │ │ │ │ - mov r3, r8 │ │ │ │ + str r8, [sp] │ │ │ │ mov r1, #24 │ │ │ │ str r5, [sp, #4] │ │ │ │ - str r8, [sp] │ │ │ │ - bl 21740 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + mov r3, r8 │ │ │ │ + ldr r0, [r4, #60] @ 0x3c │ │ │ │ + bl 216a8 │ │ │ │ + mov r3, r8 │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ mov r1, #24 │ │ │ │ - mov r3, r8 │ │ │ │ mov r2, r8 │ │ │ │ - str r8, [sp, #8] │ │ │ │ - str r5, [sp, #4] │ │ │ │ - str r8, [sp] │ │ │ │ - bl 21740 │ │ │ │ + stm sp, {r3, r5, r8} │ │ │ │ + bl 216a8 │ │ │ │ add sp, sp, #20 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - eoreq sl, lr, r0, lsr #8 │ │ │ │ - @ instruction: 0xfffffdbc │ │ │ │ - eoreq fp, sp, r4, ror #29 │ │ │ │ - andeq r1, r0, r0, lsr r8 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + @ instruction: 0xfffffd80 │ │ │ │ + eorseq r7, r0, r0, lsl fp │ │ │ │ + eoreq r9, pc, r0, lsr #14 │ │ │ │ + andeq r1, r0, ip, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r2, [pc, #304] @ 62758 │ │ │ │ - ldr r4, [pc, #304] @ 6275c │ │ │ │ - ldr r3, [pc, #304] @ 62760 │ │ │ │ + ldr r2, [pc, #316] @ 65070 │ │ │ │ + sub sp, sp, #8 │ │ │ │ + ldr r3, [pc, #312] @ 65074 │ │ │ │ + ldr r4, [pc, #312] @ 65078 │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r5, [pc, #308] @ 6507c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r4, pc, r4 │ │ │ │ - sub sp, sp, #8 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ + add r5, pc, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 22af0 │ │ │ │ - ldr r1, [pc, #268] @ 62764 │ │ │ │ - ldr r0, [pc, #268] @ 62768 │ │ │ │ - add r1, pc, r1 │ │ │ │ + bl 22a4c │ │ │ │ + ldr r1, [pc, #276] @ 65080 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #272] @ 65084 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r5, [pc, #252] @ 6276c │ │ │ │ + bl 2481c │ │ │ │ mov r1, sp │ │ │ │ - add r5, pc, r5 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 23b88 │ │ │ │ - ldr r3, [pc, #232] @ 62770 │ │ │ │ + bl 23ac0 │ │ │ │ + ldr r3, [pc, #244] @ 65088 │ │ │ │ ldr r5, [r5, r3] │ │ │ │ ldr r3, [r5, #32] │ │ │ │ cmp r3, #1 │ │ │ │ - bgt 626c0 │ │ │ │ - ldr r2, [pc, #216] @ 62774 │ │ │ │ - ldr r3, [pc, #192] @ 62760 │ │ │ │ + bgt 64fd8 │ │ │ │ + ldr r2, [pc, #228] @ 6508c │ │ │ │ + ldr r3, [pc, #200] @ 65074 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 62754 │ │ │ │ + bne 6506c │ │ │ │ add sp, sp, #8 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - ldr r3, [r4, #100] @ 0x64 │ │ │ │ - mov r1, sp │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ + mov r1, sp │ │ │ │ + ldr r3, [r4, #100] @ 0x64 │ │ │ │ str r3, [sp] │ │ │ │ - bl 23b88 │ │ │ │ - ldr r3, [r4, #104] @ 0x68 │ │ │ │ + bl 23ac0 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ mov r1, sp │ │ │ │ + ldr r3, [r4, #104] @ 0x68 │ │ │ │ str r3, [sp] │ │ │ │ - bl 23b88 │ │ │ │ + bl 23ac0 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 62694 │ │ │ │ - ldr r3, [r4, #108] @ 0x6c │ │ │ │ - mov r1, sp │ │ │ │ + ble 64fa0 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ + mov r1, sp │ │ │ │ + ldr r3, [r4, #108] @ 0x6c │ │ │ │ str r3, [sp] │ │ │ │ - bl 23b88 │ │ │ │ - ldr r3, [r4, #112] @ 0x70 │ │ │ │ + bl 23ac0 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ mov r1, sp │ │ │ │ + ldr r3, [r4, #112] @ 0x70 │ │ │ │ str r3, [sp] │ │ │ │ - bl 23b88 │ │ │ │ + bl 23ac0 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ cmp r3, #4 │ │ │ │ - ble 62694 │ │ │ │ - ldr r3, [r4, #116] @ 0x74 │ │ │ │ - mov r1, sp │ │ │ │ + ble 64fa0 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ + mov r1, sp │ │ │ │ + ldr r3, [r4, #116] @ 0x74 │ │ │ │ str r3, [sp] │ │ │ │ - bl 23b88 │ │ │ │ - ldr r3, [r4, #120] @ 0x78 │ │ │ │ + bl 23ac0 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ mov r1, sp │ │ │ │ + ldr r3, [r4, #120] @ 0x78 │ │ │ │ str r3, [sp] │ │ │ │ - bl 23b88 │ │ │ │ - b 62694 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - mlaeq sp, r4, ip, fp │ │ │ │ - eoreq sl, lr, r8, rrx │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - andseq r3, r7, r0, lsr #12 │ │ │ │ - @ instruction: 0x001718f8 │ │ │ │ - eoreq fp, sp, r0, asr ip │ │ │ │ - andeq r1, r0, r4, ror #21 │ │ │ │ - eoreq fp, sp, r4, lsr #24 │ │ │ │ + bl 23ac0 │ │ │ │ + b 64fa0 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + mlaeq pc, r4, r3, r9 @ │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq r7, r0, r4, asr r7 │ │ │ │ + eoreq r9, pc, r0, lsl #7 │ │ │ │ + andseq r2, r8, r8, asr pc │ │ │ │ + andseq r1, r8, r4, lsr r2 │ │ │ │ + ldrdeq r1, [r0], -r0 │ │ │ │ + eoreq r9, pc, r8, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r1, #0 │ │ │ │ - beq 62874 │ │ │ │ - ldr r4, [pc, #240] @ 62888 │ │ │ │ + beq 65194 │ │ │ │ + ldr r4, [pc, #252] @ 651b4 │ │ │ │ mov r5, #0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ str r5, [r4, #100] @ 0x64 │ │ │ │ - bl 72eb8 │ │ │ │ - bl 246b0 │ │ │ │ - bl 601dc │ │ │ │ + bl 75f88 │ │ │ │ + bl 245e8 │ │ │ │ + bl 628e8 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ str r3, [r4, #100] @ 0x64 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ str r5, [r4, #104] @ 0x68 │ │ │ │ - bl 72eb8 │ │ │ │ - bl 246b0 │ │ │ │ - bl 601dc │ │ │ │ + bl 75f88 │ │ │ │ + bl 245e8 │ │ │ │ + bl 628e8 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ str r3, [r4, #104] @ 0x68 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [r4, #132] @ 0x84 │ │ │ │ str r5, [r4, #108] @ 0x6c │ │ │ │ - bl 72eb8 │ │ │ │ - bl 246b0 │ │ │ │ - bl 601dc │ │ │ │ + bl 75f88 │ │ │ │ + bl 245e8 │ │ │ │ + bl 628e8 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #112] @ 0x70 │ │ │ │ str r3, [r4, #108] @ 0x6c │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [r4, #136] @ 0x88 │ │ │ │ str r5, [r4, #112] @ 0x70 │ │ │ │ - bl 72eb8 │ │ │ │ - bl 246b0 │ │ │ │ - bl 601dc │ │ │ │ + bl 75f88 │ │ │ │ + bl 245e8 │ │ │ │ + bl 628e8 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ str r3, [r4, #112] @ 0x70 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [r4, #140] @ 0x8c │ │ │ │ str r5, [r4, #116] @ 0x74 │ │ │ │ - bl 72eb8 │ │ │ │ - bl 246b0 │ │ │ │ - bl 601dc │ │ │ │ + bl 75f88 │ │ │ │ + bl 245e8 │ │ │ │ + bl 628e8 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #120] @ 0x78 │ │ │ │ str r3, [r4, #116] @ 0x74 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [r4, #144] @ 0x90 │ │ │ │ str r5, [r4, #120] @ 0x78 │ │ │ │ - bl 72eb8 │ │ │ │ - bl 246b0 │ │ │ │ - bl 601dc │ │ │ │ + bl 75f88 │ │ │ │ + bl 245e8 │ │ │ │ + bl 628e8 │ │ │ │ str r0, [r4, #120] @ 0x78 │ │ │ │ - bl 62610 │ │ │ │ - ldr r3, [pc, #16] @ 6288c │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ + bl 64f14 │ │ │ │ + ldr r3, [pc, #28] @ 651b8 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ + add sp, sp, #16 │ │ │ │ ldr r0, [r3, #148] @ 0x94 │ │ │ │ - b 22850 │ │ │ │ - eoreq r9, lr, r4, lsl #30 │ │ │ │ - eoreq r9, lr, r0, lsr #28 │ │ │ │ + b 227ac │ │ │ │ + eorseq r7, r0, r4, ror #11 │ │ │ │ + ldrshteq r7, [r0], -ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - ldr r4, [pc, #60] @ 628e4 │ │ │ │ + ldr r4, [pc, #88] @ 65230 │ │ │ │ cmp r2, #0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4, #152] @ 0x98 │ │ │ │ - beq 628cc │ │ │ │ - bl 23828 │ │ │ │ + beq 65204 │ │ │ │ + bl 23760 │ │ │ │ ldr r0, [r4, #148] @ 0x94 │ │ │ │ cmp r0, #0 │ │ │ │ - popeq {r4, pc} │ │ │ │ - pop {r4, lr} │ │ │ │ - b 23828 │ │ │ │ - bl 23444 │ │ │ │ + beq 65224 │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + add sp, sp, #8 │ │ │ │ + b 23760 │ │ │ │ + bl 23388 │ │ │ │ ldr r0, [r4, #148] @ 0x94 │ │ │ │ cmp r0, #0 │ │ │ │ - popeq {r4, pc} │ │ │ │ - pop {r4, lr} │ │ │ │ - b 23444 │ │ │ │ - strdeq r9, [lr], -r4 @ │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + beq 65224 │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + add sp, sp, #8 │ │ │ │ + b 23388 │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + eorseq r7, r0, r4, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ vpush {d8} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ - ldr r2, [pc, #208] @ 629d4 │ │ │ │ - ldr r3, [pc, #208] @ 629d8 │ │ │ │ + ldr r2, [pc, #224] @ 6533c │ │ │ │ + sub r0, r1, #1 │ │ │ │ + sub sp, sp, #16 │ │ │ │ + ldr r3, [pc, #216] @ 65340 │ │ │ │ + ldr r4, [pc, #216] @ 65344 │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r4, [pc, #204] @ 629dc │ │ │ │ + ldr r5, [pc, #212] @ 65348 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - sub sp, sp, #16 │ │ │ │ - sub r0, r1, #1 │ │ │ │ add r4, pc, r4 │ │ │ │ + add r5, pc, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ str r0, [r4] │ │ │ │ - bl 6225c │ │ │ │ + bl 64b34 │ │ │ │ ldr r3, [r4] │ │ │ │ - ldr r5, [pc, #164] @ 629e0 │ │ │ │ cmn r3, #1 │ │ │ │ - add r5, pc, r5 │ │ │ │ - beq 62974 │ │ │ │ - ldr r2, [pc, #152] @ 629e4 │ │ │ │ - ldr r3, [pc, #136] @ 629d8 │ │ │ │ + beq 652dc │ │ │ │ + ldr r2, [pc, #168] @ 6534c │ │ │ │ + ldr r3, [pc, #152] @ 65340 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 629cc │ │ │ │ + bne 65334 │ │ │ │ add sp, sp, #16 │ │ │ │ vpop {d8} │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r3, [pc, #108] @ 629e8 │ │ │ │ - vldr s16, [pc, #80] @ 629d0 │ │ │ │ - ldr r8, [r5, r3] │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r3, [pc, #108] @ 65350 │ │ │ │ mov r6, #1 │ │ │ │ mov r7, sp │ │ │ │ + vldr s16, [pc, #72] @ 65338 │ │ │ │ + ldr r8, [r5, r3] │ │ │ │ mov r5, r8 │ │ │ │ mov r4, #0 │ │ │ │ ldr r3, [r5], #4 │ │ │ │ - str r4, [sp, #8] │ │ │ │ vmov.f32 s0, s16 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, #5 │ │ │ │ + str r3, [sp] │ │ │ │ + str r4, [sp, #8] │ │ │ │ add r4, r4, #1 │ │ │ │ str r6, [sp, #4] │ │ │ │ - str r3, [sp] │ │ │ │ - bl 73a94 │ │ │ │ + bl 76c74 │ │ │ │ cmp r4, #10 │ │ │ │ - bne 62990 │ │ │ │ + bne 652f8 │ │ │ │ add r6, r6, #1 │ │ │ │ cmp r6, #6 │ │ │ │ - bne 62988 │ │ │ │ - b 62944 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ + bne 652f0 │ │ │ │ + b 6529c │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ andeq r0, r0, r0 │ │ │ │ - strhteq fp, [sp], -ip │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq r5, lr, r4, asr #7 │ │ │ │ - eoreq fp, sp, r4, lsl #19 │ │ │ │ - eoreq fp, sp, r4, ror r9 │ │ │ │ - andeq r1, r0, r0, lsr r8 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ + eoreq r9, pc, r8, rrx │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq r2, r0, r8, ror #20 │ │ │ │ + eoreq r9, pc, r8, asr r0 @ │ │ │ │ + eoreq r9, pc, ip, lsr #32 │ │ │ │ + andeq r1, r0, ip, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ + strd r4, [sp, #-28]! @ 0xffffffe4 │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + str lr, [sp, #24] │ │ │ │ vpush {d8} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ - ldr r1, [pc, #376] @ 62b80 │ │ │ │ - ldr r2, [pc, #376] @ 62b84 │ │ │ │ + ldr r1, [pc, #392] @ 65504 │ │ │ │ + sub sp, sp, #20 │ │ │ │ + ldr r2, [pc, #388] @ 65508 │ │ │ │ + ldr r9, [pc, #388] @ 6550c │ │ │ │ add r1, pc, r1 │ │ │ │ + ldr r3, [pc, #384] @ 65510 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ - ldr r9, [pc, #368] @ 62b88 │ │ │ │ - ldr r3, [pc, #368] @ 62b8c │ │ │ │ - sub sp, sp, #20 │ │ │ │ - ldr r4, [pc, #364] @ 62b90 │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r4, [pc, #376] @ 65514 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ - add r9, pc, r9 │ │ │ │ + mov r2, #240 @ 0xf0 │ │ │ │ ldr r8, [r9, r3] │ │ │ │ add r4, pc, r4 │ │ │ │ add r4, r4, #156 @ 0x9c │ │ │ │ - mov r2, #240 @ 0xf0 │ │ │ │ - mov r0, r8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 2435c │ │ │ │ + mov r0, r8 │ │ │ │ + bl 24294 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 62ab4 │ │ │ │ + beq 65428 │ │ │ │ + vldr s16, [pc, #304] @ 65500 │ │ │ │ mov r2, #240 @ 0xf0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 22d0c │ │ │ │ - vldr s16, [pc, #272] @ 62b7c │ │ │ │ mov r6, #0 │ │ │ │ mov r7, sp │ │ │ │ + bl 22c68 │ │ │ │ mov r5, r8 │ │ │ │ mov r4, #0 │ │ │ │ ldr r3, [r5], #4 │ │ │ │ - str r4, [sp, #8] │ │ │ │ vmov.f32 s0, s16 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, #5 │ │ │ │ + str r3, [sp] │ │ │ │ + str r4, [sp, #8] │ │ │ │ add r4, r4, #1 │ │ │ │ str r6, [sp, #4] │ │ │ │ - str r3, [sp] │ │ │ │ - bl 73a94 │ │ │ │ + bl 76c74 │ │ │ │ cmp r4, #10 │ │ │ │ - bne 62a78 │ │ │ │ + bne 653ec │ │ │ │ add r6, r6, #1 │ │ │ │ - cmp r6, #6 │ │ │ │ add r8, r8, #40 @ 0x28 │ │ │ │ - bne 62a70 │ │ │ │ - ldr r3, [pc, #216] @ 62b94 │ │ │ │ + cmp r6, #6 │ │ │ │ + bne 653e4 │ │ │ │ + ldr r3, [pc, #232] @ 65518 │ │ │ │ mov r1, #0 │ │ │ │ - ldr r3, [r9, r3] │ │ │ │ mov r0, #4 │ │ │ │ + ldr r4, [pc, #224] @ 6551c │ │ │ │ + ldr r3, [r9, r3] │ │ │ │ + add r4, pc, r4 │ │ │ │ vldr s0, [r3] │ │ │ │ - ldr r4, [pc, #200] @ 62b98 │ │ │ │ vcvt.f32.s32 s0, s0 │ │ │ │ - bl 73a94 │ │ │ │ - ldr r3, [pc, #192] @ 62b9c │ │ │ │ + bl 76c74 │ │ │ │ + ldr r3, [pc, #204] @ 65520 │ │ │ │ mov r1, #0 │ │ │ │ - ldr r3, [r9, r3] │ │ │ │ mov r0, #3 │ │ │ │ + ldr r3, [r9, r3] │ │ │ │ vldr s0, [r3] │ │ │ │ - add r4, pc, r4 │ │ │ │ vcvt.f32.s32 s0, s0 │ │ │ │ - bl 73a94 │ │ │ │ - ldr r3, [pc, #164] @ 62ba0 │ │ │ │ + bl 76c74 │ │ │ │ + ldr r3, [pc, #180] @ 65524 │ │ │ │ mov r1, #0 │ │ │ │ - ldr r3, [r9, r3] │ │ │ │ mov r0, #14 │ │ │ │ + ldr r3, [r9, r3] │ │ │ │ vldr s0, [r3] │ │ │ │ vcvt.f32.s32 s0, s0 │ │ │ │ - bl 73a94 │ │ │ │ - ldr r3, [pc, #140] @ 62ba4 │ │ │ │ + bl 76c74 │ │ │ │ + ldr r3, [pc, #156] @ 65528 │ │ │ │ mov r1, #0 │ │ │ │ - ldr r3, [r9, r3] │ │ │ │ mov r0, #16 │ │ │ │ + ldr r3, [r9, r3] │ │ │ │ vldr s0, [r3] │ │ │ │ vcvt.f32.s32 s0, s0 │ │ │ │ - bl 73a94 │ │ │ │ + bl 76c74 │ │ │ │ ldr r0, [r4, #396] @ 0x18c │ │ │ │ - bl 22850 │ │ │ │ + bl 227ac │ │ │ │ ldr r0, [r4, #148] @ 0x94 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 62b44 │ │ │ │ - bl 22850 │ │ │ │ - ldr r2, [pc, #92] @ 62ba8 │ │ │ │ - ldr r3, [pc, #52] @ 62b84 │ │ │ │ + beq 654b8 │ │ │ │ + bl 227ac │ │ │ │ + ldr r2, [pc, #108] @ 6552c │ │ │ │ + ldr r3, [pc, #68] @ 65508 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 62b78 │ │ │ │ + bne 654fc │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #20 │ │ │ │ vpop {d8} │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + add sp, sp, #24 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ andeq r0, r0, r0 │ │ │ │ - strhteq fp, [sp], -r8 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - mlaeq sp, r4, r8, fp │ │ │ │ - andeq r1, r0, r0, lsr r8 │ │ │ │ - eoreq r9, lr, r8, ror #24 │ │ │ │ - andeq r1, r0, r8, lsl r8 │ │ │ │ - strhteq r9, [lr], -r4 │ │ │ │ - andeq r1, r0, ip, asr #15 │ │ │ │ - strdeq r1, [r0], -r0 │ │ │ │ - @ instruction: 0x00001cbc │ │ │ │ - eoreq fp, sp, r4, ror r7 │ │ │ │ + eoreq r8, pc, ip, asr #30 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eoreq r8, pc, r0, asr #30 │ │ │ │ + andeq r1, r0, ip, lsl r8 │ │ │ │ + ldrshteq r7, [r0], -r0 │ │ │ │ + andeq r1, r0, r4, lsl #16 │ │ │ │ + eorseq r7, r0, r0, ror #4 │ │ │ │ + @ instruction: 0x000017b8 │ │ │ │ + ldrdeq r1, [r0], -ip │ │ │ │ + andeq r1, r0, r8, lsr #25 │ │ │ │ + eoreq r8, pc, r0, lsl lr @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ - ldr r5, [pc, #552] @ 62dec │ │ │ │ - ldr sl, [pc, #552] @ 62df0 │ │ │ │ + ldr r5, [pc, #572] @ 65794 │ │ │ │ + sub sp, sp, #44 @ 0x2c │ │ │ │ + ldr sl, [pc, #568] @ 65798 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r4, [r5, #396] @ 0x18c │ │ │ │ add sl, pc, sl │ │ │ │ cmp r4, #0 │ │ │ │ - sub sp, sp, #44 @ 0x2c │ │ │ │ - beq 62e2c │ │ │ │ + beq 6581c │ │ │ │ mov r0, r4 │ │ │ │ - bl 61d7c │ │ │ │ - ldr r4, [pc, #520] @ 62df4 │ │ │ │ + bl 64624 │ │ │ │ + ldr r4, [pc, #540] @ 6579c │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 63f38 │ │ │ │ - ldr r4, [pc, #504] @ 62df8 │ │ │ │ + beq 668cc │ │ │ │ + ldr r4, [pc, #524] @ 657a0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 63f5c │ │ │ │ - ldr r4, [pc, #488] @ 62dfc │ │ │ │ + beq 668f0 │ │ │ │ + ldr r4, [pc, #508] @ 657a4 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ cmp r3, #0 │ │ │ │ - beq 63f80 │ │ │ │ - ldr r4, [pc, #472] @ 62e00 │ │ │ │ + beq 66914 │ │ │ │ + ldr r4, [pc, #492] @ 657a8 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 63fa4 │ │ │ │ - ldr r4, [pc, #456] @ 62e04 │ │ │ │ + beq 66938 │ │ │ │ + ldr r4, [pc, #476] @ 657ac │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 63fc8 │ │ │ │ - ldr r4, [pc, #440] @ 62e08 │ │ │ │ + beq 6695c │ │ │ │ + ldr r4, [pc, #460] @ 657b0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 63f14 │ │ │ │ - bl 62610 │ │ │ │ - ldr r3, [pc, #420] @ 62e0c │ │ │ │ + beq 668a8 │ │ │ │ + bl 64f14 │ │ │ │ + ldr r3, [pc, #440] @ 657b4 │ │ │ │ ldr r6, [sl, r3] │ │ │ │ ldr r4, [r6, #1116] @ 0x45c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 62c80 │ │ │ │ + beq 65614 │ │ │ │ ldr r4, [r6, #4] │ │ │ │ subs r4, r4, #0 │ │ │ │ movne r4, #1 │ │ │ │ - ldr r5, [pc, #392] @ 62e10 │ │ │ │ + ldr r5, [pc, #412] @ 657b8 │ │ │ │ mov r1, r4 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r5, #444] @ 0x1bc │ │ │ │ - bl 2261c │ │ │ │ + bl 22578 │ │ │ │ ldr r0, [r5, #448] @ 0x1c0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 2261c │ │ │ │ + bl 22578 │ │ │ │ ldr r0, [r5, #452] @ 0x1c4 │ │ │ │ mov r1, r4 │ │ │ │ - bl 2261c │ │ │ │ + bl 22578 │ │ │ │ ldr r0, [r5, #456] @ 0x1c8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 2261c │ │ │ │ + bl 22578 │ │ │ │ ldr r5, [r6, #1116] @ 0x45c │ │ │ │ cmp r5, #0 │ │ │ │ - beq 62cd8 │ │ │ │ - ldr r3, [pc, #328] @ 62e14 │ │ │ │ + beq 6566c │ │ │ │ + ldr r3, [pc, #348] @ 657bc │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldr r5, [r3] │ │ │ │ subs r5, r5, #0 │ │ │ │ movne r5, #1 │ │ │ │ - ldr r4, [pc, #312] @ 62e18 │ │ │ │ + ldr r4, [pc, #332] @ 657c0 │ │ │ │ mov r1, r5 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 2261c │ │ │ │ + bl 22578 │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ - bl 2261c │ │ │ │ + bl 22578 │ │ │ │ ldr r0, [r4, #64] @ 0x40 │ │ │ │ mov r1, r5 │ │ │ │ - bl 2261c │ │ │ │ + bl 22578 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ mov r1, r5 │ │ │ │ - bl 2261c │ │ │ │ + bl 22578 │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ mov r1, r5 │ │ │ │ - bl 2261c │ │ │ │ + bl 22578 │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ mov r1, r5 │ │ │ │ - bl 2261c │ │ │ │ + bl 22578 │ │ │ │ ldr r0, [r4, #76] @ 0x4c │ │ │ │ mov r1, r5 │ │ │ │ - bl 2261c │ │ │ │ + bl 22578 │ │ │ │ ldr r0, [r4, #80] @ 0x50 │ │ │ │ mov r1, r5 │ │ │ │ - bl 2261c │ │ │ │ + bl 22578 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ mov r1, r5 │ │ │ │ - bl 2261c │ │ │ │ + bl 22578 │ │ │ │ ldr r0, [r4, #88] @ 0x58 │ │ │ │ mov r1, r5 │ │ │ │ - bl 2261c │ │ │ │ + bl 22578 │ │ │ │ ldr r0, [r4, #92] @ 0x5c │ │ │ │ mov r1, r5 │ │ │ │ - bl 2261c │ │ │ │ + bl 22578 │ │ │ │ ldr r0, [r4, #404] @ 0x194 │ │ │ │ mov r1, r5 │ │ │ │ - bl 2261c │ │ │ │ + bl 22578 │ │ │ │ ldr r0, [r4, #408] @ 0x198 │ │ │ │ mov r1, r5 │ │ │ │ - bl 2261c │ │ │ │ + bl 22578 │ │ │ │ ldr r0, [r4, #412] @ 0x19c │ │ │ │ mov r1, r5 │ │ │ │ - bl 2261c │ │ │ │ + bl 22578 │ │ │ │ ldr r0, [r4, #416] @ 0x1a0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 2261c │ │ │ │ + bl 22578 │ │ │ │ ldr r0, [r4, #420] @ 0x1a4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 2261c │ │ │ │ + bl 22578 │ │ │ │ ldr r0, [r4, #424] @ 0x1a8 │ │ │ │ mov r1, r5 │ │ │ │ - bl 2261c │ │ │ │ + bl 22578 │ │ │ │ ldr r0, [r4, #428] @ 0x1ac │ │ │ │ mov r1, r5 │ │ │ │ - bl 2261c │ │ │ │ + bl 22578 │ │ │ │ ldr r0, [r4, #432] @ 0x1b0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 2261c │ │ │ │ + bl 22578 │ │ │ │ ldr r0, [r4, #436] @ 0x1b4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 2261c │ │ │ │ + bl 22578 │ │ │ │ ldr r0, [r4, #440] @ 0x1b8 │ │ │ │ mov r1, r5 │ │ │ │ - bl 2261c │ │ │ │ + bl 22578 │ │ │ │ ldr r0, [r4, #396] @ 0x18c │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 23444 │ │ │ │ - ldrdeq r9, [lr], -r8 @ │ │ │ │ - strdeq fp, [sp], -r4 @ │ │ │ │ - strhteq r9, [lr], -r4 │ │ │ │ - eoreq r9, lr, r0, lsr #21 │ │ │ │ - eoreq r9, lr, ip, lsl #21 │ │ │ │ - eoreq r9, lr, r8, ror sl │ │ │ │ - eoreq r9, lr, r4, ror #20 │ │ │ │ - eoreq r9, lr, r0, asr sl │ │ │ │ - andeq r1, r0, r4, ror #21 │ │ │ │ - eoreq r9, lr, r4, lsl sl │ │ │ │ - andeq r1, r0, r0, lsl #25 │ │ │ │ - strhteq r9, [lr], -ip │ │ │ │ - andseq r2, r7, r0, asr lr │ │ │ │ - ldrsheq r1, [r7], -r8 │ │ │ │ - andseq r5, r6, ip, asr #29 │ │ │ │ - andeq r1, r0, r0, lsr r8 │ │ │ │ - bl 22070 │ │ │ │ - ldr r6, [pc, #-28] @ 62e1c │ │ │ │ - mov r8, #5 │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r0, [sp, #28] │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + ldr lr, [sp, #32] │ │ │ │ + add sp, sp, #36 @ 0x24 │ │ │ │ + b 23388 │ │ │ │ + eorseq r7, r0, r0, asr #2 │ │ │ │ + eoreq r8, pc, ip, ror #26 │ │ │ │ + eorseq r7, r0, r0, lsr #2 │ │ │ │ + eorseq r7, r0, ip, lsl #2 │ │ │ │ + ldrshteq r7, [r0], -r8 │ │ │ │ + eorseq r7, r0, r4, ror #1 │ │ │ │ + ldrsbteq r7, [r0], -r0 │ │ │ │ + ldrhteq r7, [r0], -ip │ │ │ │ + ldrdeq r1, [r0], -r0 │ │ │ │ + eorseq r7, r0, r0, lsl #1 │ │ │ │ + andeq r1, r0, ip, ror #24 │ │ │ │ + eorseq r7, r0, r8, lsr #32 │ │ │ │ + andseq r2, r8, ip, lsl #13 │ │ │ │ + andseq r0, r8, ip, asr #18 │ │ │ │ + andseq r5, r7, r4, lsr #14 │ │ │ │ + andeq r1, r0, ip, lsl r8 │ │ │ │ + eorseq r1, r0, r4, ror #30 │ │ │ │ + andseq r2, r8, ip, asr #2 │ │ │ │ + andseq r2, r8, ip, lsl #2 │ │ │ │ + ldrsbeq r2, [r8], -r0 │ │ │ │ + mulseq r8, r0, r0 │ │ │ │ + andseq r2, r8, r0, asr r0 │ │ │ │ + andseq r2, r8, r0, lsl r0 │ │ │ │ + @ instruction: 0x00181fd0 │ │ │ │ + mulseq r8, r0, pc @ │ │ │ │ + andseq r1, r8, r0, asr pc │ │ │ │ + andseq r1, r8, r0, lsl pc │ │ │ │ + @ instruction: 0x00181ebc │ │ │ │ + andseq r3, r7, r8, lsl #26 │ │ │ │ + andseq r3, r7, ip, lsr #25 │ │ │ │ + andseq r3, r7, r0, lsr #25 │ │ │ │ + andseq r3, r7, r8, asr #24 │ │ │ │ + andeq r1, r0, r4, lsl #16 │ │ │ │ + mlaseq r0, ip, r4, r6 │ │ │ │ + bl 21fcc │ │ │ │ + mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 25304 │ │ │ │ + ldr r6, [pc, #-108] @ 657c4 │ │ │ │ + mov r8, #5 │ │ │ │ + str r3, [sp, #28] │ │ │ │ + bl 25230 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ mvn r1, #0 │ │ │ │ str r0, [r5, #396] @ 0x18c │ │ │ │ - bl 24620 │ │ │ │ - ldr r3, [pc, #-64] @ 62e20 │ │ │ │ + bl 24558 │ │ │ │ + ldr r3, [pc, #-136] @ 657c8 │ │ │ │ + add r6, pc, r6 │ │ │ │ mov r2, #5 │ │ │ │ + mov r1, r6 │ │ │ │ + ldr r7, [r5, #396] @ 0x18c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r3 │ │ │ │ - mov r1, r6 │ │ │ │ mov fp, r3 │ │ │ │ - ldr r7, [r5, #396] @ 0x18c │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2399c │ │ │ │ + bl 238d4 │ │ │ │ ldr r0, [r5, #396] @ 0x18c │ │ │ │ mov r1, #1 │ │ │ │ - bl 21d7c │ │ │ │ + bl 21ce4 │ │ │ │ ldr r0, [r5, #396] @ 0x18c │ │ │ │ mov r1, r4 │ │ │ │ - bl 21cb0 │ │ │ │ - ldr r2, [pc, #-128] @ 62e24 │ │ │ │ + bl 21c18 │ │ │ │ + ldr r2, [pc, #-204] @ 657cc │ │ │ │ mov r1, r6 │ │ │ │ - add r2, pc, r2 │ │ │ │ ldr r0, [r5, #396] @ 0x18c │ │ │ │ - bl 2489c │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl 247c8 │ │ │ │ ldr r0, [r5, #396] @ 0x18c │ │ │ │ - bl 23e40 │ │ │ │ + bl 23d78 │ │ │ │ ldr r0, [r5, #396] @ 0x18c │ │ │ │ - bl 619f0 │ │ │ │ + bl 64238 │ │ │ │ ldr r0, [r5, #396] @ 0x18c │ │ │ │ - bl 72698 │ │ │ │ + bl 75664 │ │ │ │ mov r1, r4 │ │ │ │ - bl 728c0 │ │ │ │ + bl 758cc │ │ │ │ mov r6, r0 │ │ │ │ str r0, [sp, #32] │ │ │ │ - bl 22d9c │ │ │ │ + bl 22cf8 │ │ │ │ str r0, [r5, #400] @ 0x190 │ │ │ │ - bl 23444 │ │ │ │ + bl 23388 │ │ │ │ mov r3, #1 │ │ │ │ - mov r2, r3 │ │ │ │ - str r4, [sp] │ │ │ │ mov r0, r6 │ │ │ │ + str r4, [sp] │ │ │ │ ldr r1, [r5, #400] @ 0x190 │ │ │ │ - bl 2396c │ │ │ │ + mov r2, r3 │ │ │ │ + bl 238a4 │ │ │ │ ldr r0, [r5, #400] @ 0x190 │ │ │ │ mov r1, #1 │ │ │ │ - bl 2369c │ │ │ │ - mov r1, r4 │ │ │ │ + bl 235e0 │ │ │ │ ldr r0, [r5, #400] @ 0x190 │ │ │ │ - bl 7293c │ │ │ │ mov r1, r4 │ │ │ │ + bl 75954 │ │ │ │ mov r6, r0 │ │ │ │ + mov r1, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 21f14 │ │ │ │ + bl 21e7c │ │ │ │ mov r7, r0 │ │ │ │ - bl 23444 │ │ │ │ + bl 23388 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ + str r4, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - str r4, [sp] │ │ │ │ - bl 2396c │ │ │ │ + bl 238a4 │ │ │ │ mov r0, r7 │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, #106 @ 0x6a │ │ │ │ - bl 24620 │ │ │ │ + bl 24558 │ │ │ │ mov r2, #1 │ │ │ │ - mov r1, r2 │ │ │ │ mov r0, r7 │ │ │ │ - bl 23a38 │ │ │ │ + mov r1, r2 │ │ │ │ + bl 23970 │ │ │ │ mov r0, #1 │ │ │ │ - bl 24cb0 │ │ │ │ + bl 24bdc │ │ │ │ str r0, [r5, #96] @ 0x60 │ │ │ │ - bl 23444 │ │ │ │ + bl 23388 │ │ │ │ ldr r1, [r5, #96] @ 0x60 │ │ │ │ mov r0, r7 │ │ │ │ - bl 254d8 │ │ │ │ - mov r1, r4 │ │ │ │ + mov r7, #1 │ │ │ │ + bl 25404 │ │ │ │ ldr r0, [r5, #96] @ 0x60 │ │ │ │ + mov r1, r4 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ - bl 24740 │ │ │ │ + bl 24678 │ │ │ │ ldr r0, [r5, #96] @ 0x60 │ │ │ │ - bl 23894 │ │ │ │ + bl 237cc │ │ │ │ mov r2, r4 │ │ │ │ mov r1, #10 │ │ │ │ mov r0, #2 │ │ │ │ - bl 223c4 │ │ │ │ - mov r7, #1 │ │ │ │ + bl 22320 │ │ │ │ mov r9, r0 │ │ │ │ - bl 23444 │ │ │ │ + bl 23388 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ + str r4, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r9 │ │ │ │ - str r4, [sp] │ │ │ │ - bl 2396c │ │ │ │ + bl 238a4 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, #4 │ │ │ │ - bl 217d0 │ │ │ │ + bl 21738 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, #9 │ │ │ │ - bl 23ee8 │ │ │ │ - ldr r3, [pc, #-452] @ 62e28 │ │ │ │ + bl 23e20 │ │ │ │ + ldr r3, [pc, #-528] @ 657d0 │ │ │ │ mov r2, #240 @ 0xf0 │ │ │ │ - ldr r3, [sl, r3] │ │ │ │ add r0, r5, #156 @ 0x9c │ │ │ │ + mov r6, #4 │ │ │ │ + ldr r3, [sl, r3] │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 22d0c │ │ │ │ + bl 22c68 │ │ │ │ + vmov.i64 d5, #0x0000000000000000 │ │ │ │ vmov.f64 d3, #96 @ 0x3f000000 0.5 │ │ │ │ vmov.f64 d2, #40 @ 0x41400000 12.0 │ │ │ │ vmov.f64 d1, #168 @ 0xc1400000 -12.0 │ │ │ │ - vldr d5, [pc, #1012] @ 63408 │ │ │ │ - mov r6, #4 │ │ │ │ vmov.f64 d4, d5 │ │ │ │ vmov.f64 d0, d5 │ │ │ │ - bl 25268 │ │ │ │ + bl 25194 │ │ │ │ mov r1, r4 │ │ │ │ mvn r2, #0 │ │ │ │ str r0, [r5, #16] │ │ │ │ - bl 72cdc │ │ │ │ + bl 75d80 │ │ │ │ + mov r1, r0 │ │ │ │ mov r3, r7 │ │ │ │ + str r4, [sp] │ │ │ │ mov r2, r4 │ │ │ │ - str r0, [r5, #56] @ 0x38 │ │ │ │ - mov r1, r0 │ │ │ │ - stm sp, {r4, r7} │ │ │ │ mov r0, r9 │ │ │ │ - str r4, [sp, #20] │ │ │ │ str r4, [sp, #16] │ │ │ │ - str r8, [sp, #12] │ │ │ │ + str r4, [sp, #20] │ │ │ │ + str r1, [r5, #56] @ 0x38 │ │ │ │ + str r7, [sp, #4] │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 22b50 │ │ │ │ + str r8, [sp, #12] │ │ │ │ + bl 22aac │ │ │ │ + vmov.i64 d5, #0x0000000000000000 │ │ │ │ vmov.f64 d3, #96 @ 0x3f000000 0.5 │ │ │ │ vmov.f64 d2, #40 @ 0x41400000 12.0 │ │ │ │ vmov.f64 d1, #168 @ 0xc1400000 -12.0 │ │ │ │ - vldr d5, [pc, #920] @ 63408 │ │ │ │ vmov.f64 d4, d5 │ │ │ │ vmov.f64 d0, d5 │ │ │ │ - bl 25268 │ │ │ │ + bl 25194 │ │ │ │ mov r1, r4 │ │ │ │ mvn r2, #0 │ │ │ │ str r0, [r5, #20] │ │ │ │ - bl 72cdc │ │ │ │ - mov r3, #2 │ │ │ │ - mov r2, r7 │ │ │ │ - str r0, [r5, #60] @ 0x3c │ │ │ │ + bl 75d80 │ │ │ │ mov r1, r0 │ │ │ │ + mov r3, #2 │ │ │ │ stm sp, {r4, r7} │ │ │ │ + mov r2, r7 │ │ │ │ mov r0, r9 │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str r4, [sp, #16] │ │ │ │ - str r8, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 22b50 │ │ │ │ + str r8, [sp, #12] │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r4, [sp, #20] │ │ │ │ + str r1, [r5, #60] @ 0x3c │ │ │ │ + bl 22aac │ │ │ │ + vmov.i64 d5, #0x0000000000000000 │ │ │ │ vmov.f64 d3, #96 @ 0x3f000000 0.5 │ │ │ │ vmov.f64 d2, #40 @ 0x41400000 12.0 │ │ │ │ vmov.f64 d1, #168 @ 0xc1400000 -12.0 │ │ │ │ - vldr d5, [pc, #832] @ 63408 │ │ │ │ vmov.f64 d4, d5 │ │ │ │ vmov.f64 d0, d5 │ │ │ │ - bl 25268 │ │ │ │ + bl 25194 │ │ │ │ mov r1, r4 │ │ │ │ mvn r2, #0 │ │ │ │ str r0, [r5, #24] │ │ │ │ - bl 72cdc │ │ │ │ - mov r3, #3 │ │ │ │ - mov r2, #2 │ │ │ │ - str r0, [r5, #64] @ 0x40 │ │ │ │ + bl 75d80 │ │ │ │ mov r1, r0 │ │ │ │ + mov r3, #3 │ │ │ │ stm sp, {r4, r7} │ │ │ │ + mov r2, #2 │ │ │ │ mov r0, r9 │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str r4, [sp, #16] │ │ │ │ - str r8, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 22b50 │ │ │ │ + str r8, [sp, #12] │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r4, [sp, #20] │ │ │ │ + str r1, [r5, #64] @ 0x40 │ │ │ │ + bl 22aac │ │ │ │ + vmov.i64 d5, #0x0000000000000000 │ │ │ │ vmov.f64 d3, #96 @ 0x3f000000 0.5 │ │ │ │ vmov.f64 d2, #40 @ 0x41400000 12.0 │ │ │ │ vmov.f64 d1, #168 @ 0xc1400000 -12.0 │ │ │ │ - vldr d5, [pc, #744] @ 63408 │ │ │ │ vmov.f64 d4, d5 │ │ │ │ vmov.f64 d0, d5 │ │ │ │ - bl 25268 │ │ │ │ + bl 25194 │ │ │ │ mov r1, r4 │ │ │ │ mvn r2, #0 │ │ │ │ str r0, [r5, #28] │ │ │ │ - bl 72cdc │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, #3 │ │ │ │ - str r0, [r5, #68] @ 0x44 │ │ │ │ + bl 75d80 │ │ │ │ mov r1, r0 │ │ │ │ + mov r3, r6 │ │ │ │ stm sp, {r4, r7} │ │ │ │ + mov r2, #3 │ │ │ │ mov r0, r9 │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str r4, [sp, #16] │ │ │ │ - str r8, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 22b50 │ │ │ │ + str r8, [sp, #12] │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r4, [sp, #20] │ │ │ │ + str r1, [r5, #68] @ 0x44 │ │ │ │ + bl 22aac │ │ │ │ + vmov.i64 d5, #0x0000000000000000 │ │ │ │ vmov.f64 d3, #96 @ 0x3f000000 0.5 │ │ │ │ vmov.f64 d2, #40 @ 0x41400000 12.0 │ │ │ │ vmov.f64 d1, #168 @ 0xc1400000 -12.0 │ │ │ │ - vldr d5, [pc, #656] @ 63408 │ │ │ │ vmov.f64 d4, d5 │ │ │ │ vmov.f64 d0, d5 │ │ │ │ - bl 25268 │ │ │ │ + bl 25194 │ │ │ │ mov r1, r4 │ │ │ │ mvn r2, #0 │ │ │ │ str r0, [r5, #32] │ │ │ │ - bl 72cdc │ │ │ │ - mov r3, r8 │ │ │ │ - mov r2, r6 │ │ │ │ - str r0, [r5, #72] @ 0x48 │ │ │ │ + bl 75d80 │ │ │ │ mov r1, r0 │ │ │ │ + mov r3, r8 │ │ │ │ stm sp, {r4, r7} │ │ │ │ + mov r2, r6 │ │ │ │ mov r0, r9 │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str r4, [sp, #16] │ │ │ │ - str r8, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 22b50 │ │ │ │ + str r8, [sp, #12] │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r4, [sp, #20] │ │ │ │ + str r1, [r5, #72] @ 0x48 │ │ │ │ + bl 22aac │ │ │ │ + vmov.i64 d5, #0x0000000000000000 │ │ │ │ vmov.f64 d3, #96 @ 0x3f000000 0.5 │ │ │ │ vmov.f64 d2, #40 @ 0x41400000 12.0 │ │ │ │ vmov.f64 d1, #168 @ 0xc1400000 -12.0 │ │ │ │ - vldr d5, [pc, #568] @ 63408 │ │ │ │ vmov.f64 d4, d5 │ │ │ │ vmov.f64 d0, d5 │ │ │ │ - bl 25268 │ │ │ │ + bl 25194 │ │ │ │ mov r1, r4 │ │ │ │ mvn r2, #0 │ │ │ │ str r0, [r5, #36] @ 0x24 │ │ │ │ - bl 72cdc │ │ │ │ - mov r3, #6 │ │ │ │ - mov r2, r8 │ │ │ │ - str r0, [r5, #76] @ 0x4c │ │ │ │ + bl 75d80 │ │ │ │ mov r1, r0 │ │ │ │ + mov r3, #6 │ │ │ │ stm sp, {r4, r7} │ │ │ │ + mov r2, r8 │ │ │ │ mov r0, r9 │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str r4, [sp, #16] │ │ │ │ - str r8, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 22b50 │ │ │ │ + str r8, [sp, #12] │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r4, [sp, #20] │ │ │ │ + str r1, [r5, #76] @ 0x4c │ │ │ │ + bl 22aac │ │ │ │ + vmov.i64 d5, #0x0000000000000000 │ │ │ │ vmov.f64 d3, #96 @ 0x3f000000 0.5 │ │ │ │ vmov.f64 d2, #40 @ 0x41400000 12.0 │ │ │ │ vmov.f64 d1, #168 @ 0xc1400000 -12.0 │ │ │ │ - vldr d5, [pc, #480] @ 63408 │ │ │ │ vmov.f64 d4, d5 │ │ │ │ vmov.f64 d0, d5 │ │ │ │ - bl 25268 │ │ │ │ + bl 25194 │ │ │ │ mov r1, r4 │ │ │ │ mvn r2, #0 │ │ │ │ str r0, [r5, #40] @ 0x28 │ │ │ │ - bl 72cdc │ │ │ │ - mov r3, #7 │ │ │ │ - mov r2, #6 │ │ │ │ - str r0, [r5, #80] @ 0x50 │ │ │ │ + bl 75d80 │ │ │ │ mov r1, r0 │ │ │ │ + mov r3, #7 │ │ │ │ stm sp, {r4, r7} │ │ │ │ + mov r2, #6 │ │ │ │ mov r0, r9 │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str r4, [sp, #16] │ │ │ │ - str r8, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 22b50 │ │ │ │ + str r8, [sp, #12] │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r4, [sp, #20] │ │ │ │ + str r1, [r5, #80] @ 0x50 │ │ │ │ + bl 22aac │ │ │ │ + vmov.i64 d5, #0x0000000000000000 │ │ │ │ vmov.f64 d3, #96 @ 0x3f000000 0.5 │ │ │ │ vmov.f64 d2, #40 @ 0x41400000 12.0 │ │ │ │ vmov.f64 d1, #168 @ 0xc1400000 -12.0 │ │ │ │ - vldr d5, [pc, #392] @ 63408 │ │ │ │ vmov.f64 d4, d5 │ │ │ │ vmov.f64 d0, d5 │ │ │ │ - bl 25268 │ │ │ │ + bl 25194 │ │ │ │ mov r1, r4 │ │ │ │ mvn r2, #0 │ │ │ │ str r0, [r5, #44] @ 0x2c │ │ │ │ - bl 72cdc │ │ │ │ - mov r3, #8 │ │ │ │ - mov r2, #7 │ │ │ │ - str r0, [r5, #84] @ 0x54 │ │ │ │ + bl 75d80 │ │ │ │ mov r1, r0 │ │ │ │ + mov r3, #8 │ │ │ │ stm sp, {r4, r7} │ │ │ │ + mov r2, #7 │ │ │ │ mov r0, r9 │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str r4, [sp, #16] │ │ │ │ - str r8, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 22b50 │ │ │ │ + str r8, [sp, #12] │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r4, [sp, #20] │ │ │ │ + str r1, [r5, #84] @ 0x54 │ │ │ │ + bl 22aac │ │ │ │ + vmov.i64 d5, #0x0000000000000000 │ │ │ │ vmov.f64 d3, #96 @ 0x3f000000 0.5 │ │ │ │ vmov.f64 d2, #40 @ 0x41400000 12.0 │ │ │ │ vmov.f64 d1, #168 @ 0xc1400000 -12.0 │ │ │ │ - vldr d5, [pc, #304] @ 63408 │ │ │ │ vmov.f64 d4, d5 │ │ │ │ vmov.f64 d0, d5 │ │ │ │ - bl 25268 │ │ │ │ + bl 25194 │ │ │ │ mov r1, r4 │ │ │ │ mvn r2, #0 │ │ │ │ str r0, [r5, #48] @ 0x30 │ │ │ │ - bl 72cdc │ │ │ │ - mov r3, #9 │ │ │ │ - mov r2, #8 │ │ │ │ - str r0, [r5, #88] @ 0x58 │ │ │ │ + bl 75d80 │ │ │ │ mov r1, r0 │ │ │ │ + mov r3, #9 │ │ │ │ stm sp, {r4, r7} │ │ │ │ + mov r2, #8 │ │ │ │ mov r0, r9 │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str r4, [sp, #16] │ │ │ │ - str r8, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 22b50 │ │ │ │ + str r8, [sp, #12] │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r4, [sp, #20] │ │ │ │ + str r1, [r5, #88] @ 0x58 │ │ │ │ + bl 22aac │ │ │ │ + vmov.i64 d5, #0x0000000000000000 │ │ │ │ vmov.f64 d3, #96 @ 0x3f000000 0.5 │ │ │ │ vmov.f64 d2, #40 @ 0x41400000 12.0 │ │ │ │ vmov.f64 d1, #168 @ 0xc1400000 -12.0 │ │ │ │ - vldr d5, [pc, #216] @ 63408 │ │ │ │ vmov.f64 d4, d5 │ │ │ │ vmov.f64 d0, d5 │ │ │ │ - bl 25268 │ │ │ │ + bl 25194 │ │ │ │ mov r1, r4 │ │ │ │ mvn r2, #0 │ │ │ │ str r0, [r5, #52] @ 0x34 │ │ │ │ - bl 72cdc │ │ │ │ - mov r3, #10 │ │ │ │ - mov r2, #9 │ │ │ │ - str r0, [r5, #92] @ 0x5c │ │ │ │ + bl 75d80 │ │ │ │ mov r1, r0 │ │ │ │ + mov r3, #10 │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r0, r9 │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str r4, [sp, #16] │ │ │ │ - str r8, [sp, #12] │ │ │ │ + mov r2, #9 │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 22b50 │ │ │ │ - ldr r3, [pc, #148] @ 63410 │ │ │ │ + str r8, [sp, #12] │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r4, [sp, #20] │ │ │ │ + str r1, [r5, #92] @ 0x5c │ │ │ │ + bl 22aac │ │ │ │ + ldr r3, [pc, #-1440] @ 657d4 │ │ │ │ mvn r2, #0 │ │ │ │ - add r3, pc, r3 │ │ │ │ mov r0, r4 │ │ │ │ + add r3, pc, r3 │ │ │ │ str r2, [r3] │ │ │ │ - bl 6225c │ │ │ │ - ldr r1, [pc, #128] @ 63414 │ │ │ │ + bl 64b34 │ │ │ │ + ldr r1, [pc, #-1460] @ 657d8 │ │ │ │ mov r2, r8 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ str fp, [sp, #24] │ │ │ │ - bl 248f0 │ │ │ │ - mov r1, r4 │ │ │ │ - bl 72804 │ │ │ │ mov fp, #2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ + mov r1, r4 │ │ │ │ + bl 757f0 │ │ │ │ + mov r1, r0 │ │ │ │ mov r3, r7 │ │ │ │ + str r7, [sp] │ │ │ │ mov r2, r4 │ │ │ │ - str r0, [r5, #404] @ 0x194 │ │ │ │ - mov r1, r0 │ │ │ │ - stm sp, {r7, fp} │ │ │ │ mov r0, r9 │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str r4, [sp, #16] │ │ │ │ - str r4, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 22b50 │ │ │ │ - ldr r1, [pc, #52] @ 63418 │ │ │ │ + str r4, [sp, #12] │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r4, [sp, #20] │ │ │ │ + str r1, [r5, #404] @ 0x194 │ │ │ │ + str fp, [sp, #4] │ │ │ │ + bl 22aac │ │ │ │ + ldr r1, [pc, #-1540] @ 657dc │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r4 │ │ │ │ - bl 72804 │ │ │ │ - mov r3, fp │ │ │ │ - mov r2, r7 │ │ │ │ - b 63458 │ │ │ │ - nop {0} │ │ │ │ - ... │ │ │ │ - eoreq r4, lr, r0, ror #18 │ │ │ │ - andseq r2, r7, r0, lsl #18 │ │ │ │ - @ instruction: 0x001728b8 │ │ │ │ - andseq r2, r7, r4, lsr #16 │ │ │ │ - andseq r2, r7, r4, ror #15 │ │ │ │ - andseq r2, r7, r4, lsr #15 │ │ │ │ - andseq r2, r7, r4, ror #14 │ │ │ │ - andseq r2, r7, r4, lsr #14 │ │ │ │ - andseq r2, r7, r4, ror #13 │ │ │ │ - andseq r2, r7, r4, lsr #13 │ │ │ │ - andseq r2, r7, r4, ror #12 │ │ │ │ - andseq r2, r7, r8, lsl r6 │ │ │ │ - andseq r4, r6, r0, ror #8 │ │ │ │ - andseq r4, r6, r4, lsl #8 │ │ │ │ - andseq r4, r6, r0, lsl #8 │ │ │ │ - mulseq r6, r8, r3 │ │ │ │ - eoreq r8, lr, r8, asr lr │ │ │ │ - andeq r1, r0, r8, lsl r8 │ │ │ │ - str r0, [r5, #408] @ 0x198 │ │ │ │ + bl 757f0 │ │ │ │ mov r1, r0 │ │ │ │ + mov r3, fp │ │ │ │ stm sp, {r7, fp} │ │ │ │ + mov r2, r7 │ │ │ │ mov r0, r9 │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str r4, [sp, #16] │ │ │ │ - str r4, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 22b50 │ │ │ │ - ldr r1, [pc, #-104] @ 6341c │ │ │ │ + str r4, [sp, #12] │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r4, [sp, #20] │ │ │ │ + str r1, [r5, #408] @ 0x198 │ │ │ │ + bl 22aac │ │ │ │ + ldr r1, [pc, #-1608] @ 657e0 │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r4 │ │ │ │ - bl 72804 │ │ │ │ - mov r3, #3 │ │ │ │ - mov r2, fp │ │ │ │ - str r0, [r5, #412] @ 0x19c │ │ │ │ + bl 757f0 │ │ │ │ mov r1, r0 │ │ │ │ + mov r3, #3 │ │ │ │ stm sp, {r7, fp} │ │ │ │ + mov r2, fp │ │ │ │ mov r0, r9 │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str r4, [sp, #16] │ │ │ │ - str r4, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 22b50 │ │ │ │ - ldr r1, [pc, #-172] @ 63420 │ │ │ │ + str r4, [sp, #12] │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r4, [sp, #20] │ │ │ │ + str r1, [r5, #412] @ 0x19c │ │ │ │ + bl 22aac │ │ │ │ + ldr r1, [pc, #-1676] @ 657e4 │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r4 │ │ │ │ - bl 72804 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, #3 │ │ │ │ - str r0, [r5, #416] @ 0x1a0 │ │ │ │ + bl 757f0 │ │ │ │ mov r1, r0 │ │ │ │ + mov r3, r6 │ │ │ │ stm sp, {r7, fp} │ │ │ │ mov r0, r9 │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str r4, [sp, #16] │ │ │ │ - str r4, [sp, #12] │ │ │ │ + mov r2, #3 │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 22b50 │ │ │ │ - ldr r1, [pc, #-240] @ 63424 │ │ │ │ + str r4, [sp, #12] │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r4, [sp, #20] │ │ │ │ + str r1, [r5, #416] @ 0x1a0 │ │ │ │ + bl 22aac │ │ │ │ + ldr r1, [pc, #-1744] @ 657e8 │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r4 │ │ │ │ - bl 72804 │ │ │ │ - mov r3, r8 │ │ │ │ - mov r2, r6 │ │ │ │ - str r0, [r5, #420] @ 0x1a4 │ │ │ │ + bl 757f0 │ │ │ │ mov r1, r0 │ │ │ │ + mov r3, r8 │ │ │ │ stm sp, {r7, fp} │ │ │ │ + mov r2, r6 │ │ │ │ mov r0, r9 │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str r4, [sp, #16] │ │ │ │ - str r4, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 22b50 │ │ │ │ - ldr r1, [pc, #-308] @ 63428 │ │ │ │ + str r4, [sp, #12] │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r4, [sp, #20] │ │ │ │ + str r1, [r5, #420] @ 0x1a4 │ │ │ │ + bl 22aac │ │ │ │ + ldr r1, [pc, #-1812] @ 657ec │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r4 │ │ │ │ - bl 72804 │ │ │ │ - mov r3, #6 │ │ │ │ - mov r2, r8 │ │ │ │ - str r0, [r5, #424] @ 0x1a8 │ │ │ │ + bl 757f0 │ │ │ │ mov r1, r0 │ │ │ │ + mov r3, #6 │ │ │ │ stm sp, {r7, fp} │ │ │ │ + mov r2, r8 │ │ │ │ mov r0, r9 │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str r4, [sp, #16] │ │ │ │ - str r4, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 22b50 │ │ │ │ - ldr r1, [pc, #-376] @ 6342c │ │ │ │ + str r4, [sp, #12] │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r4, [sp, #20] │ │ │ │ + str r1, [r5, #424] @ 0x1a8 │ │ │ │ + bl 22aac │ │ │ │ + ldr r1, [pc, #-1880] @ 657f0 │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r4 │ │ │ │ - bl 72804 │ │ │ │ - mov r3, #7 │ │ │ │ - mov r2, #6 │ │ │ │ - str r0, [r5, #428] @ 0x1ac │ │ │ │ + bl 757f0 │ │ │ │ mov r1, r0 │ │ │ │ + mov r3, #7 │ │ │ │ stm sp, {r7, fp} │ │ │ │ mov r0, r9 │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str r4, [sp, #16] │ │ │ │ - str r4, [sp, #12] │ │ │ │ + mov r2, #6 │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 22b50 │ │ │ │ - ldr r1, [pc, #-444] @ 63430 │ │ │ │ + str r4, [sp, #12] │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r4, [sp, #20] │ │ │ │ + str r1, [r5, #428] @ 0x1ac │ │ │ │ + bl 22aac │ │ │ │ + ldr r1, [pc, #-1948] @ 657f4 │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r4 │ │ │ │ - bl 72804 │ │ │ │ - mov r3, #8 │ │ │ │ - mov r2, #7 │ │ │ │ - str r0, [r5, #432] @ 0x1b0 │ │ │ │ + bl 757f0 │ │ │ │ mov r1, r0 │ │ │ │ + mov r3, #8 │ │ │ │ stm sp, {r7, fp} │ │ │ │ mov r0, r9 │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str r4, [sp, #16] │ │ │ │ - str r4, [sp, #12] │ │ │ │ + mov r2, #7 │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 22b50 │ │ │ │ - ldr r1, [pc, #-512] @ 63434 │ │ │ │ + str r4, [sp, #12] │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r4, [sp, #20] │ │ │ │ + str r1, [r5, #432] @ 0x1b0 │ │ │ │ + bl 22aac │ │ │ │ + ldr r1, [pc, #-2016] @ 657f8 │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r4 │ │ │ │ - bl 72804 │ │ │ │ - mov r3, #9 │ │ │ │ - mov r2, #8 │ │ │ │ - str r0, [r5, #436] @ 0x1b4 │ │ │ │ + bl 757f0 │ │ │ │ mov r1, r0 │ │ │ │ + mov r3, #9 │ │ │ │ stm sp, {r7, fp} │ │ │ │ mov r0, r9 │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str r4, [sp, #16] │ │ │ │ - str r4, [sp, #12] │ │ │ │ + mov r2, #8 │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 22b50 │ │ │ │ - ldr r1, [pc, #-580] @ 63438 │ │ │ │ + str r4, [sp, #12] │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r4, [sp, #20] │ │ │ │ + str r1, [r5, #436] @ 0x1b4 │ │ │ │ + bl 22aac │ │ │ │ + ldr r1, [pc, #-2084] @ 657fc │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r4 │ │ │ │ - bl 72804 │ │ │ │ - mov r3, #10 │ │ │ │ - mov r2, #9 │ │ │ │ - str r0, [r5, #440] @ 0x1b8 │ │ │ │ + bl 757f0 │ │ │ │ mov r1, r0 │ │ │ │ + mov r3, #10 │ │ │ │ stm sp, {r7, fp} │ │ │ │ mov r0, r9 │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str r4, [sp, #16] │ │ │ │ - str r4, [sp, #12] │ │ │ │ + mov r2, #9 │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 22b50 │ │ │ │ + str r4, [sp, #12] │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r4, [sp, #20] │ │ │ │ + str r1, [r5, #440] @ 0x1b8 │ │ │ │ + bl 22aac │ │ │ │ ldr r9, [r5, #400] @ 0x190 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r9 │ │ │ │ - bl 229f4 │ │ │ │ - ldr r1, [pc, #-664] @ 6343c │ │ │ │ + bl 22950 │ │ │ │ + ldr r1, [pc, #-2168] @ 65800 │ │ │ │ mov r2, r8 │ │ │ │ - add r1, pc, r1 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r4 │ │ │ │ - bl 72804 │ │ │ │ + bl 757f0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 21860 │ │ │ │ + bl 217c8 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r6 │ │ │ │ - bl 223c4 │ │ │ │ + bl 22320 │ │ │ │ mov r9, r0 │ │ │ │ - bl 23444 │ │ │ │ + bl 23388 │ │ │ │ ldr r0, [r5, #400] @ 0x190 │ │ │ │ mov r1, r9 │ │ │ │ - bl 254d8 │ │ │ │ + bl 25404 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ - ldr r1, [pc, #-748] @ 63440 │ │ │ │ mov r2, r8 │ │ │ │ - add r1, pc, r1 │ │ │ │ + ldr r1, [pc, #-2256] @ 65804 │ │ │ │ mov r0, r5 │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r4 │ │ │ │ - bl 72878 │ │ │ │ + bl 75870 │ │ │ │ + mov r1, r0 │ │ │ │ mov r3, r7 │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r2, r4 │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str r4, [sp, #16] │ │ │ │ - str r4, [sp, #12] │ │ │ │ - str r6, [sp, #8] │ │ │ │ - mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 22b50 │ │ │ │ - ldr r1, [pc, #-812] @ 63444 │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str r4, [sp, #12] │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r4, [sp, #20] │ │ │ │ + bl 22aac │ │ │ │ + ldr r1, [pc, #-2316] @ 65808 │ │ │ │ mov r2, r8 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r4 │ │ │ │ - bl 72878 │ │ │ │ + bl 75870 │ │ │ │ + mov r1, r0 │ │ │ │ mov r3, r7 │ │ │ │ stm sp, {r7, fp} │ │ │ │ mov r2, r4 │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str r4, [sp, #16] │ │ │ │ - str r4, [sp, #12] │ │ │ │ - str r6, [sp, #8] │ │ │ │ - mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 22b50 │ │ │ │ - ldr r1, [pc, #-876] @ 63448 │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str r4, [sp, #12] │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r4, [sp, #20] │ │ │ │ + bl 22aac │ │ │ │ + ldr r1, [pc, #-2380] @ 6580c │ │ │ │ mov r2, r8 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str r5, [sp, #24] │ │ │ │ - bl 248f0 │ │ │ │ - mov r1, r4 │ │ │ │ - bl 72878 │ │ │ │ mov r5, #3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ + mov r1, r4 │ │ │ │ + bl 75870 │ │ │ │ + mov r1, r0 │ │ │ │ mov r3, r7 │ │ │ │ - mov r2, r4 │ │ │ │ str fp, [sp] │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str r4, [sp, #16] │ │ │ │ - str r4, [sp, #12] │ │ │ │ - str r6, [sp, #8] │ │ │ │ - str r5, [sp, #4] │ │ │ │ - mov fp, #5 │ │ │ │ - mov r1, r0 │ │ │ │ + mov r2, r4 │ │ │ │ mov r0, r9 │ │ │ │ - bl 22b50 │ │ │ │ - ldr r1, [pc, #-956] @ 6344c │ │ │ │ + stmib sp, {r5, r6} │ │ │ │ + str r4, [sp, #12] │ │ │ │ + mov fp, #1 │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r4, [sp, #20] │ │ │ │ + bl 22aac │ │ │ │ + ldr r1, [pc, #-2456] @ 65810 │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r4 │ │ │ │ - bl 72878 │ │ │ │ + bl 75870 │ │ │ │ + mov r1, r0 │ │ │ │ mov r3, r7 │ │ │ │ + stm sp, {r5, r6} │ │ │ │ mov r2, r4 │ │ │ │ - str r5, [sp] │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str r4, [sp, #16] │ │ │ │ - str r4, [sp, #12] │ │ │ │ - str r6, [sp, #8] │ │ │ │ - str r6, [sp, #4] │ │ │ │ - ldr r5, [pc, #-1012] @ 63450 │ │ │ │ - mov r6, #3 │ │ │ │ - add r5, pc, r5 │ │ │ │ - mov r7, #4 │ │ │ │ - mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 22b50 │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str r4, [sp, #12] │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r4, [sp, #20] │ │ │ │ + bl 22aac │ │ │ │ + ldr r3, [pc, #-2520] @ 65814 │ │ │ │ + vmov.i64 d5, #0x0000000000000000 │ │ │ │ vmov.f64 d3, #112 @ 0x3f800000 1.0 │ │ │ │ - ldr r3, [pc, #-1040] @ 63454 │ │ │ │ - vldr d5, [pc, #1008] @ 63c58 │ │ │ │ + ldr r5, [pc, #-2528] @ 65818 │ │ │ │ + vmov.f64 d4, d5 │ │ │ │ + vldr d2, [pc, #1008] @ 665f0 │ │ │ │ ldr r2, [sl, r3] │ │ │ │ + add r5, pc, r5 │ │ │ │ + vldr d1, [pc, #1004] @ 665f8 │ │ │ │ + ldr r6, [pc, #1016] @ 66608 │ │ │ │ ldr r3, [r2] │ │ │ │ - vmov.f64 d4, d5 │ │ │ │ + add r6, pc, r6 │ │ │ │ cmp r3, #1000 @ 0x3e8 │ │ │ │ vmovne s15, r3 │ │ │ │ + vldreq d0, [pc, #988] @ 66600 │ │ │ │ streq r4, [r2] │ │ │ │ - vldreq d0, [pc, #980] @ 63c58 │ │ │ │ mov r4, #0 │ │ │ │ - vldr d2, [pc, #980] @ 63c60 │ │ │ │ - vldr d1, [pc, #984] @ 63c68 │ │ │ │ vcvtne.f64.s32 d0, s15 │ │ │ │ - bl 25268 │ │ │ │ + bl 25194 │ │ │ │ mov r2, #0 │ │ │ │ - mov r1, r2 │ │ │ │ str r0, [r5] │ │ │ │ - bl 72c38 │ │ │ │ + mov r1, r2 │ │ │ │ + bl 75cc8 │ │ │ │ + mov r1, r0 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #5 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str r4, [sp, #16] │ │ │ │ - str r4, [sp, #12] │ │ │ │ - str r2, [sp, #4] │ │ │ │ + mov r0, r9 │ │ │ │ + str r1, [r5, #444] @ 0x1bc │ │ │ │ str r4, [sp] │ │ │ │ + strd r2, [sp, #4] │ │ │ │ mov r3, #2 │ │ │ │ - mov r1, r0 │ │ │ │ - str r0, [r5, #444] @ 0x1bc │ │ │ │ - mov r0, r9 │ │ │ │ - bl 22b50 │ │ │ │ + str r4, [sp, #12] │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r4, [sp, #20] │ │ │ │ + bl 22aac │ │ │ │ ldr r0, [r5, #444] @ 0x1bc │ │ │ │ mvn r1, #0 │ │ │ │ mov r2, #45 @ 0x2d │ │ │ │ - bl 24620 │ │ │ │ + bl 24558 │ │ │ │ + ldr r3, [pc, #900] @ 6660c │ │ │ │ + vmov.i64 d5, #0x0000000000000000 │ │ │ │ vmov.f64 d3, #112 @ 0x3f800000 1.0 │ │ │ │ - ldr r3, [pc, #892] @ 63c70 │ │ │ │ - vldr d5, [pc, #864] @ 63c58 │ │ │ │ + ldr r5, [pc, #892] @ 66610 │ │ │ │ + vmov.f64 d4, d5 │ │ │ │ + vldr d2, [pc, #852] @ 665f0 │ │ │ │ ldr r2, [sl, r3] │ │ │ │ - ldr r5, [pc, #884] @ 63c74 │ │ │ │ + add r5, pc, r5 │ │ │ │ + vldr d1, [pc, #848] @ 665f8 │ │ │ │ ldr r3, [r2] │ │ │ │ - vmov.f64 d4, d5 │ │ │ │ cmp r3, #1000 @ 0x3e8 │ │ │ │ vmovne s15, r3 │ │ │ │ + vldreq d0, [pc, #840] @ 66600 │ │ │ │ streq r4, [r2] │ │ │ │ - vldreq d0, [pc, #832] @ 63c58 │ │ │ │ - add r5, pc, r5 │ │ │ │ mov r4, #0 │ │ │ │ - vldr d2, [pc, #828] @ 63c60 │ │ │ │ - vldr d1, [pc, #832] @ 63c68 │ │ │ │ vcvtne.f64.s32 d0, s15 │ │ │ │ - bl 25268 │ │ │ │ + bl 25194 │ │ │ │ mov r2, #0 │ │ │ │ - mov r1, r2 │ │ │ │ str r0, [r5, #4] │ │ │ │ - bl 72c38 │ │ │ │ + mov r1, r2 │ │ │ │ + bl 75cc8 │ │ │ │ + mov r1, r0 │ │ │ │ mov r3, #2 │ │ │ │ mov r2, #1 │ │ │ │ - strd r2, [sp] │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str r4, [sp, #16] │ │ │ │ - str r4, [sp, #12] │ │ │ │ - mov r1, r0 │ │ │ │ mov r0, #5 │ │ │ │ + str r1, [r5, #448] @ 0x1c0 │ │ │ │ + strd r2, [sp] │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ - str r1, [r5, #448] @ 0x1c0 │ │ │ │ - bl 22b50 │ │ │ │ + str r4, [sp, #12] │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r4, [sp, #20] │ │ │ │ + bl 22aac │ │ │ │ ldr r0, [r5, #448] @ 0x1c0 │ │ │ │ mvn r1, #0 │ │ │ │ mov r2, #45 @ 0x2d │ │ │ │ - bl 24620 │ │ │ │ + bl 24558 │ │ │ │ + ldr r3, [pc, #760] @ 66614 │ │ │ │ + vmov.i64 d5, #0x0000000000000000 │ │ │ │ vmov.f64 d3, #112 @ 0x3f800000 1.0 │ │ │ │ - ldr r3, [pc, #752] @ 63c78 │ │ │ │ - vldr d5, [pc, #716] @ 63c58 │ │ │ │ + ldr r5, [pc, #752] @ 66618 │ │ │ │ + vmov.f64 d4, d5 │ │ │ │ + vldr d2, [pc, #704] @ 665f0 │ │ │ │ ldr r2, [sl, r3] │ │ │ │ - ldr r5, [pc, #744] @ 63c7c │ │ │ │ + add r5, pc, r5 │ │ │ │ + vldr d1, [pc, #700] @ 665f8 │ │ │ │ ldr r3, [r2] │ │ │ │ - vmov.f64 d4, d5 │ │ │ │ cmp r3, #1000 @ 0x3e8 │ │ │ │ vmovne s15, r3 │ │ │ │ + vldreq d0, [pc, #692] @ 66600 │ │ │ │ streq r4, [r2] │ │ │ │ - vldreq d0, [pc, #684] @ 63c58 │ │ │ │ - add r5, pc, r5 │ │ │ │ mov r4, #0 │ │ │ │ - vldr d2, [pc, #680] @ 63c60 │ │ │ │ - vldr d1, [pc, #684] @ 63c68 │ │ │ │ vcvtne.f64.s32 d0, s15 │ │ │ │ - bl 25268 │ │ │ │ + bl 25194 │ │ │ │ mov r2, #0 │ │ │ │ - mov r1, r2 │ │ │ │ str r0, [r5, #8] │ │ │ │ - bl 72c38 │ │ │ │ + mov r1, r2 │ │ │ │ + bl 75cc8 │ │ │ │ + mov r1, r0 │ │ │ │ mov r2, #5 │ │ │ │ mov r3, #2 │ │ │ │ + mov r0, r9 │ │ │ │ + str r1, [r5, #452] @ 0x1c4 │ │ │ │ + str r3, [sp] │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, #3 │ │ │ │ - str r3, [sp] │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str r4, [sp, #16] │ │ │ │ - str r4, [sp, #12] │ │ │ │ - mov r1, r0 │ │ │ │ - str r0, [r5, #452] @ 0x1c4 │ │ │ │ - mov r0, r9 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #1 │ │ │ │ - bl 22b50 │ │ │ │ + str r4, [sp, #12] │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r4, [sp, #20] │ │ │ │ + bl 22aac │ │ │ │ ldr r0, [r5, #452] @ 0x1c4 │ │ │ │ mvn r1, #0 │ │ │ │ mov r2, #45 @ 0x2d │ │ │ │ - bl 24620 │ │ │ │ + bl 24558 │ │ │ │ + ldr r3, [pc, #612] @ 6661c │ │ │ │ + vmov.i64 d5, #0x0000000000000000 │ │ │ │ vmov.f64 d3, #112 @ 0x3f800000 1.0 │ │ │ │ - ldr r3, [pc, #604] @ 63c80 │ │ │ │ - vldr d5, [pc, #560] @ 63c58 │ │ │ │ + ldr r5, [pc, #604] @ 66620 │ │ │ │ + vldr d2, [pc, #552] @ 665f0 │ │ │ │ + vmov.f64 d4, d5 │ │ │ │ ldr r2, [sl, r3] │ │ │ │ - ldr r5, [pc, #596] @ 63c84 │ │ │ │ + add r5, pc, r5 │ │ │ │ + vldr d1, [pc, #544] @ 665f8 │ │ │ │ ldr r3, [r2] │ │ │ │ - vldr d2, [pc, #552] @ 63c60 │ │ │ │ cmp r3, #1000 @ 0x3e8 │ │ │ │ vmovne s15, r3 │ │ │ │ - vmov.f64 d4, d5 │ │ │ │ - vldreq d0, [pc, #528] @ 63c58 │ │ │ │ + vldreq d0, [pc, #536] @ 66600 │ │ │ │ streq r4, [r2] │ │ │ │ - add r5, pc, r5 │ │ │ │ - vldr d1, [pc, #532] @ 63c68 │ │ │ │ mov r4, #0 │ │ │ │ vcvtne.f64.s32 d0, s15 │ │ │ │ - bl 25268 │ │ │ │ + bl 25194 │ │ │ │ mov r2, #0 │ │ │ │ - mov r1, r2 │ │ │ │ str r0, [r5, #12] │ │ │ │ - bl 72c38 │ │ │ │ - mov r3, #2 │ │ │ │ - mov r2, #1 │ │ │ │ - str r0, [r5, #456] @ 0x1c8 │ │ │ │ + mov r1, r2 │ │ │ │ + bl 75cc8 │ │ │ │ mov r1, r0 │ │ │ │ - strd r6, [sp] │ │ │ │ + mov r3, #4 │ │ │ │ mov r0, r9 │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str r4, [sp, #16] │ │ │ │ + mov r9, #5 │ │ │ │ + str r1, [r5, #456] @ 0x1c8 │ │ │ │ + mov r2, #1 │ │ │ │ + stmib sp, {r3, r9} │ │ │ │ + mov r3, #3 │ │ │ │ + str r3, [sp] │ │ │ │ + mov r3, #2 │ │ │ │ str r4, [sp, #12] │ │ │ │ - str fp, [sp, #8] │ │ │ │ - bl 22b50 │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r4, [sp, #20] │ │ │ │ + bl 22aac │ │ │ │ ldr r0, [r5, #456] @ 0x1c8 │ │ │ │ mov r2, #45 @ 0x2d │ │ │ │ mvn r1, #0 │ │ │ │ - bl 24620 │ │ │ │ + bl 24558 │ │ │ │ ldr r8, [r5, #400] @ 0x190 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 229f4 │ │ │ │ - ldr r6, [pc, #456] @ 63c88 │ │ │ │ - ldr r1, [pc, #456] @ 63c8c │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, fp │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r9, #1 │ │ │ │ + bl 22950 │ │ │ │ + ldr r1, [pc, #448] @ 66624 │ │ │ │ + mov r2, r9 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r4 │ │ │ │ - bl 72804 │ │ │ │ - mov r1, r7 │ │ │ │ + bl 757f0 │ │ │ │ mov r2, r0 │ │ │ │ + mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ - bl 21860 │ │ │ │ + ldr r8, [pc, #408] @ 66628 │ │ │ │ + bl 217c8 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ - ldr r8, [pc, #400] @ 63c90 │ │ │ │ + add r8, pc, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 72b88 │ │ │ │ + bl 75c00 │ │ │ │ mov r0, r7 │ │ │ │ - bl 72be0 │ │ │ │ - mov r1, #4 │ │ │ │ - add r8, pc, r8 │ │ │ │ + bl 75c64 │ │ │ │ mov r7, r0 │ │ │ │ - bl 21b18 │ │ │ │ + mov r1, #4 │ │ │ │ + bl 21a80 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #10 │ │ │ │ - bl 25598 │ │ │ │ - ldr r1, [pc, #356] @ 63c94 │ │ │ │ - mov r2, fp │ │ │ │ - add r1, pc, r1 │ │ │ │ + bl 254c4 │ │ │ │ + ldr r1, [pc, #356] @ 6662c │ │ │ │ + mov r2, r9 │ │ │ │ mov r0, r6 │ │ │ │ - bl 248f0 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 72b54 │ │ │ │ - ldr r1, [pc, #332] @ 63c98 │ │ │ │ - mov r2, fp │ │ │ │ add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ + mov r1, r7 │ │ │ │ + bl 75bb8 │ │ │ │ + ldr r1, [pc, #332] @ 66630 │ │ │ │ + mov r2, r9 │ │ │ │ str r0, [r5, #152] @ 0x98 │ │ │ │ mov r0, r6 │ │ │ │ - bl 248f0 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 72b54 │ │ │ │ - ldr r1, [pc, #304] @ 63c9c │ │ │ │ - mov r2, fp │ │ │ │ add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ + mov r1, r7 │ │ │ │ + bl 75bb8 │ │ │ │ + ldr r1, [pc, #304] @ 66634 │ │ │ │ + mov r2, r9 │ │ │ │ str r0, [r5, #460] @ 0x1cc │ │ │ │ mov r0, r6 │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r7 │ │ │ │ - bl 72b54 │ │ │ │ + ldr r7, [pc, #280] @ 66638 │ │ │ │ + bl 75bb8 │ │ │ │ ldr r6, [sp, #28] │ │ │ │ mov r1, r8 │ │ │ │ - mov r2, r6 │ │ │ │ movw r3, #65307 @ 0xff1b │ │ │ │ - ldr r7, [pc, #260] @ 63ca0 │ │ │ │ - add r7, pc, r7 │ │ │ │ str r0, [r5, #464] @ 0x1d0 │ │ │ │ - str r4, [sp] │ │ │ │ - str r9, [sp, #4] │ │ │ │ - bl 21f08 │ │ │ │ + stm sp, {r4, fp} │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r2, r6 │ │ │ │ + bl 21e70 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ - stm sp, {r4, r9} │ │ │ │ - movw r3, #65293 @ 0xff0d │ │ │ │ + stm sp, {r4, fp} │ │ │ │ ldr r0, [r5, #464] @ 0x1d0 │ │ │ │ + movw r3, #65293 @ 0xff0d │ │ │ │ str r6, [sp, #28] │ │ │ │ - bl 21f08 │ │ │ │ - ldr r2, [pc, #212] @ 63ca4 │ │ │ │ - ldr r1, [pc, #212] @ 63ca8 │ │ │ │ mov r6, r5 │ │ │ │ - ldr r0, [r6, #396]! @ 0x18c │ │ │ │ + bl 21e70 │ │ │ │ + ldr r2, [pc, #212] @ 6663c │ │ │ │ mov r3, r4 │ │ │ │ + ldr r1, [pc, #208] @ 66640 │ │ │ │ + ldr r0, [r6, #396]! @ 0x18c │ │ │ │ add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r4, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - bl 21938 │ │ │ │ - ldr r3, [pc, #180] @ 63cac │ │ │ │ - ldr r1, [pc, #180] @ 63cb0 │ │ │ │ - ldr r3, [sl, r3] │ │ │ │ - str r3, [sp, #24] │ │ │ │ - ldr r2, [sp, #24] │ │ │ │ - mov r3, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ - str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #396] @ 0x18c │ │ │ │ - bl 21938 │ │ │ │ - ldr r6, [pc, #144] @ 63cb4 │ │ │ │ - ldr r2, [pc, #144] @ 63cb8 │ │ │ │ - ldr r1, [pc, #144] @ 63cbc │ │ │ │ + bl 218a0 │ │ │ │ + ldr r2, [pc, #184] @ 66644 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r1, [pc, #180] @ 66648 │ │ │ │ + ldr r6, [pc, #180] @ 6664c │ │ │ │ + ldr r0, [sl, r2] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r4, [sp] │ │ │ │ + str r4, [sp, #4] │ │ │ │ add r6, pc, r6 │ │ │ │ + mov r2, r0 │ │ │ │ + str r0, [sp, #24] │ │ │ │ + ldr r0, [r5, #396] @ 0x18c │ │ │ │ + bl 218a0 │ │ │ │ + ldr r2, [pc, #144] @ 66650 │ │ │ │ mov r3, r4 │ │ │ │ - str r4, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #136] @ 66654 │ │ │ │ + str r4, [sp, #4] │ │ │ │ ldr r0, [r5, #96] @ 0x60 │ │ │ │ + add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 21938 │ │ │ │ + bl 218a0 │ │ │ │ + mov r3, r4 │ │ │ │ mov r2, r7 │ │ │ │ + str r4, [sp] │ │ │ │ mov r1, r6 │ │ │ │ - mov r3, r4 │ │ │ │ - b 63d00 │ │ │ │ - ... │ │ │ │ + b 66698 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subsmi r0, r9, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subsgt r0, r9, r0 │ │ │ │ - andeq r1, r0, ip, asr #15 │ │ │ │ - eoreq r8, lr, r8, lsl #27 │ │ │ │ - strdeq r1, [r0], -r0 │ │ │ │ - strdeq r8, [lr], -r4 @ │ │ │ │ - @ instruction: 0x00001cbc │ │ │ │ - eoreq r8, lr, r4, asr ip │ │ │ │ - mulseq r7, r8, r4 │ │ │ │ - andseq r2, r7, ip, lsr #4 │ │ │ │ - andseq r2, r7, r0, asr #32 │ │ │ │ - andseq r2, r7, ip, asr #3 │ │ │ │ - @ instruction: 0x001721bc │ │ │ │ - @ instruction: 0x00171fd8 │ │ │ │ - @ instruction: 0xffffe4a4 │ │ │ │ - @ instruction: 0xffffee08 │ │ │ │ - andseq r2, r7, r0, lsr r1 │ │ │ │ - muleq r0, r8, fp │ │ │ │ - andseq r1, r7, r8, lsr pc │ │ │ │ - andseq r2, r7, r4, lsl #2 │ │ │ │ - @ instruction: 0xffffeca8 │ │ │ │ - andseq r2, r7, r0, ror #1 │ │ │ │ - @ instruction: 0xffffe16c │ │ │ │ - andeq r0, r0, r0, ror r9 │ │ │ │ - @ instruction: 0xffffe99c │ │ │ │ - andseq r1, r7, r8, asr #28 │ │ │ │ - andseq r1, r7, r4, ror #28 │ │ │ │ - andseq r0, r7, r4, lsr r0 │ │ │ │ - andseq r1, r7, r8, lsl #28 │ │ │ │ - andseq r0, r7, r0, lsl r0 │ │ │ │ - @ instruction: 0x00171df0 │ │ │ │ - andseq pc, r6, ip, ror #31 │ │ │ │ - @ instruction: 0x00171dd8 │ │ │ │ - andseq pc, r6, r8, asr #31 │ │ │ │ - andseq r1, r7, r0, asr #27 │ │ │ │ - andseq pc, r6, r4, lsr #31 │ │ │ │ - andseq r1, r7, r8, lsr #27 │ │ │ │ - andseq pc, r6, r0, lsl #31 │ │ │ │ + ... │ │ │ │ + mulseq r7, r8, pc @ │ │ │ │ + @ instruction: 0x000017b8 │ │ │ │ + eorseq r6, r0, r0, lsl #8 │ │ │ │ + ldrdeq r1, [r0], -ip │ │ │ │ + eorseq r6, r0, ip, ror #6 │ │ │ │ + andeq r1, r0, r8, lsr #25 │ │ │ │ + ldrsbteq r6, [r0], -r0 │ │ │ │ + @ instruction: 0x00181ad8 │ │ │ │ + andseq r1, r8, ip, lsl #18 │ │ │ │ + andseq r1, r8, r0, lsl #21 │ │ │ │ + andseq r1, r8, ip, ror #20 │ │ │ │ + andseq r1, r8, r8, lsl #17 │ │ │ │ + @ instruction: 0xffffe3d4 │ │ │ │ + @ instruction: 0xffffeddc │ │ │ │ + andseq r1, r8, r4, ror #19 │ │ │ │ + andeq r1, r0, r4, lsl #23 │ │ │ │ + andseq r1, r8, r0, lsl #16 │ │ │ │ + @ instruction: 0x001819d8 │ │ │ │ + @ instruction: 0xffffec5c │ │ │ │ + mulseq r8, ip, r9 │ │ │ │ + @ instruction: 0xffffe094 │ │ │ │ + andeq r0, r0, r8, lsl #19 │ │ │ │ + @ instruction: 0xffffe928 │ │ │ │ + @ instruction: 0x001816fc │ │ │ │ + andseq r1, r8, ip, lsl r7 │ │ │ │ + @ instruction: 0x0017f8f0 │ │ │ │ + andseq r1, r8, r0, asr #13 │ │ │ │ + andseq pc, r7, ip, asr #17 │ │ │ │ + andseq r1, r8, r8, lsr #13 │ │ │ │ + andseq pc, r7, r8, lsr #17 │ │ │ │ + mulseq r8, r0, r6 │ │ │ │ + andseq pc, r7, r4, lsl #17 │ │ │ │ + andseq r1, r8, r8, ror r6 │ │ │ │ + andseq pc, r7, r0, ror #16 │ │ │ │ + andseq r1, r8, r0, ror #12 │ │ │ │ + andseq pc, r7, ip, lsr r8 @ │ │ │ │ str r4, [sp, #4] │ │ │ │ - str r4, [sp] │ │ │ │ ldr r0, [r5, #56] @ 0x38 │ │ │ │ - bl 21938 │ │ │ │ - mov r3, r9 │ │ │ │ + bl 218a0 │ │ │ │ + mov r3, fp │ │ │ │ mov r2, r7 │ │ │ │ + str r4, [sp] │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ - str r4, [sp] │ │ │ │ ldr r0, [r5, #60] @ 0x3c │ │ │ │ - bl 21938 │ │ │ │ + bl 218a0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ - str r4, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #2 │ │ │ │ + str r4, [sp, #4] │ │ │ │ ldr r0, [r5, #64] @ 0x40 │ │ │ │ - bl 21938 │ │ │ │ + bl 218a0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ - str r4, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #3 │ │ │ │ + str r4, [sp, #4] │ │ │ │ ldr r0, [r5, #68] @ 0x44 │ │ │ │ - bl 21938 │ │ │ │ + bl 218a0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ - str r4, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #4 │ │ │ │ + str r4, [sp, #4] │ │ │ │ ldr r0, [r5, #72] @ 0x48 │ │ │ │ - bl 21938 │ │ │ │ - mov r3, fp │ │ │ │ + bl 218a0 │ │ │ │ + mov r3, r9 │ │ │ │ mov r2, r7 │ │ │ │ + str r4, [sp] │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ - str r4, [sp] │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ - bl 21938 │ │ │ │ + bl 218a0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ - str r4, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #6 │ │ │ │ + str r4, [sp, #4] │ │ │ │ ldr r0, [r5, #80] @ 0x50 │ │ │ │ - bl 21938 │ │ │ │ + bl 218a0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ - str r4, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #7 │ │ │ │ + str r4, [sp, #4] │ │ │ │ ldr r0, [r5, #84] @ 0x54 │ │ │ │ - bl 21938 │ │ │ │ + bl 218a0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ - str r4, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #8 │ │ │ │ + str r4, [sp, #4] │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ - bl 21938 │ │ │ │ + bl 218a0 │ │ │ │ mov r2, r7 │ │ │ │ - ldr r7, [pc, #-316] @ 63cc0 │ │ │ │ + ldr r7, [pc, #-312] @ 66658 │ │ │ │ mov r1, r6 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r4, [sp, #4] │ │ │ │ - str r4, [sp] │ │ │ │ mov r3, #9 │ │ │ │ + str r4, [sp] │ │ │ │ + str r4, [sp, #4] │ │ │ │ ldr r0, [r5, #92] @ 0x5c │ │ │ │ - bl 21938 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r9 │ │ │ │ + bl 218a0 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, fp │ │ │ │ + str r4, [sp] │ │ │ │ mov r1, r6 │ │ │ │ + mov r2, r7 │ │ │ │ str r4, [sp, #4] │ │ │ │ - str r4, [sp] │ │ │ │ ldr r0, [r5, #444] @ 0x1bc │ │ │ │ - bl 21938 │ │ │ │ + bl 218a0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ - str r4, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #2 │ │ │ │ + str r4, [sp, #4] │ │ │ │ ldr r0, [r5, #448] @ 0x1c0 │ │ │ │ - bl 21938 │ │ │ │ + bl 218a0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ - str r4, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #3 │ │ │ │ + str r4, [sp, #4] │ │ │ │ ldr r0, [r5, #452] @ 0x1c4 │ │ │ │ - bl 21938 │ │ │ │ + bl 218a0 │ │ │ │ mov r1, r6 │ │ │ │ - ldr r6, [pc, #-432] @ 63cc4 │ │ │ │ + ldr r6, [pc, #-428] @ 6665c │ │ │ │ mov r2, r7 │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r4, [sp, #4] │ │ │ │ - str r4, [sp] │ │ │ │ mov r3, #4 │ │ │ │ + str r4, [sp] │ │ │ │ + str r4, [sp, #4] │ │ │ │ ldr r0, [r5, #456] @ 0x1c8 │ │ │ │ - bl 21938 │ │ │ │ - mov r2, r6 │ │ │ │ + bl 218a0 │ │ │ │ + add r6, pc, r6 │ │ │ │ mov r3, r4 │ │ │ │ + str r4, [sp] │ │ │ │ mov r1, r8 │ │ │ │ + mov r2, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ - str r4, [sp] │ │ │ │ ldr r0, [r5, #464] @ 0x1d0 │ │ │ │ - bl 21938 │ │ │ │ - mov r3, r9 │ │ │ │ + bl 218a0 │ │ │ │ + mov r3, fp │ │ │ │ mov r2, r6 │ │ │ │ + str r4, [sp] │ │ │ │ mov r1, r8 │ │ │ │ str r4, [sp, #4] │ │ │ │ - str r4, [sp] │ │ │ │ ldr r0, [r5, #460] @ 0x1cc │ │ │ │ - bl 21938 │ │ │ │ + bl 218a0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ - str r4, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #2 │ │ │ │ + str r4, [sp, #4] │ │ │ │ ldr r0, [r5, #152] @ 0x98 │ │ │ │ - bl 21938 │ │ │ │ - ldr r2, [pc, #-544] @ 63cc8 │ │ │ │ - ldr r1, [pc, #-544] @ 63ccc │ │ │ │ + bl 218a0 │ │ │ │ + ldr r2, [pc, #-540] @ 66660 │ │ │ │ + mov r3, r4 │ │ │ │ + str r4, [sp] │ │ │ │ + ldr r1, [pc, #-548] @ 66664 │ │ │ │ str r4, [sp, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ ldr r0, [r5, #400] @ 0x190 │ │ │ │ + add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - mov r3, r4 │ │ │ │ - str r4, [sp] │ │ │ │ - bl 21938 │ │ │ │ + bl 218a0 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [r5, #396] @ 0x18c │ │ │ │ - bl 22964 │ │ │ │ - b 62be4 │ │ │ │ - ldr r1, [pc, #-588] @ 63cd0 │ │ │ │ - ldr r0, [pc, #-588] @ 63cd4 │ │ │ │ - add r1, pc, r1 │ │ │ │ + bl 228c0 │ │ │ │ + b 65578 │ │ │ │ + ldr r1, [pc, #-584] @ 66668 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #-588] @ 6666c │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - bl 21f74 │ │ │ │ + bl 2481c │ │ │ │ + bl 21edc │ │ │ │ str r0, [r4, #120] @ 0x78 │ │ │ │ - b 62c5c │ │ │ │ - ldr r1, [pc, #-616] @ 63cd8 │ │ │ │ - ldr r0, [pc, #-616] @ 63cdc │ │ │ │ - add r1, pc, r1 │ │ │ │ + b 655f0 │ │ │ │ + ldr r1, [pc, #-612] @ 66670 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #-616] @ 66674 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - bl 21f74 │ │ │ │ + bl 2481c │ │ │ │ + bl 21edc │ │ │ │ str r0, [r4, #100] @ 0x64 │ │ │ │ - b 62bf8 │ │ │ │ - ldr r1, [pc, #-644] @ 63ce0 │ │ │ │ - ldr r0, [pc, #-644] @ 63ce4 │ │ │ │ - add r1, pc, r1 │ │ │ │ + b 6558c │ │ │ │ + ldr r1, [pc, #-640] @ 66678 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #-644] @ 6667c │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - bl 21f74 │ │ │ │ + bl 2481c │ │ │ │ + bl 21edc │ │ │ │ str r0, [r4, #104] @ 0x68 │ │ │ │ - b 62c0c │ │ │ │ - ldr r1, [pc, #-672] @ 63ce8 │ │ │ │ - ldr r0, [pc, #-672] @ 63cec │ │ │ │ - add r1, pc, r1 │ │ │ │ + b 655a0 │ │ │ │ + ldr r1, [pc, #-668] @ 66680 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #-672] @ 66684 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - bl 21f74 │ │ │ │ + bl 2481c │ │ │ │ + bl 21edc │ │ │ │ str r0, [r4, #108] @ 0x6c │ │ │ │ - b 62c20 │ │ │ │ - ldr r1, [pc, #-700] @ 63cf0 │ │ │ │ - ldr r0, [pc, #-700] @ 63cf4 │ │ │ │ - add r1, pc, r1 │ │ │ │ + b 655b4 │ │ │ │ + ldr r1, [pc, #-696] @ 66688 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #-700] @ 6668c │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - bl 21f74 │ │ │ │ + bl 2481c │ │ │ │ + bl 21edc │ │ │ │ str r0, [r4, #112] @ 0x70 │ │ │ │ - b 62c34 │ │ │ │ - ldr r1, [pc, #-728] @ 63cf8 │ │ │ │ - ldr r0, [pc, #-728] @ 63cfc │ │ │ │ - add r1, pc, r1 │ │ │ │ + b 655c8 │ │ │ │ + ldr r1, [pc, #-724] @ 66690 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #-728] @ 66694 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - bl 21f74 │ │ │ │ + bl 2481c │ │ │ │ + bl 21edc │ │ │ │ str r0, [r4, #116] @ 0x74 │ │ │ │ - b 62c48 │ │ │ │ + b 655dc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ - ldr r3, [pc, #1404] @ 64580 │ │ │ │ + ldr r3, [pc, #1408] @ 66f28 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - bl 22070 │ │ │ │ - ldr r5, [pc, #1388] @ 64584 │ │ │ │ - ldr r9, [pc, #1388] @ 64588 │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r9, pc, r9 │ │ │ │ mov sl, #4 │ │ │ │ mov fp, #2 │ │ │ │ mov r8, #3 │ │ │ │ + ldr r5, [pc, #1392] @ 66f2c │ │ │ │ + ldr r9, [pc, #1392] @ 66f30 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [sp, #32] │ │ │ │ + add r5, pc, r5 │ │ │ │ + bl 21fcc │ │ │ │ mov r3, r0 │ │ │ │ mov r0, #0 │ │ │ │ + add r9, pc, r9 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 25304 │ │ │ │ + bl 25230 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ movw r1, #350 @ 0x15e │ │ │ │ str r0, [r5, #148] @ 0x94 │ │ │ │ - bl 24620 │ │ │ │ - ldr r1, [pc, #1336] @ 6458c │ │ │ │ + bl 24558 │ │ │ │ + ldr r1, [pc, #1340] @ 66f34 │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [r5, #148] @ 0x94 │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2399c │ │ │ │ + bl 238d4 │ │ │ │ ldr r0, [r5, #148] @ 0x94 │ │ │ │ mov r1, #1 │ │ │ │ - bl 21d7c │ │ │ │ + mov r4, #0 │ │ │ │ + bl 21ce4 │ │ │ │ ldr r0, [r5, #148] @ 0x94 │ │ │ │ mov r1, #0 │ │ │ │ - bl 21cb0 │ │ │ │ - ldr r2, [pc, #1280] @ 64590 │ │ │ │ - ldr r1, [pc, #1280] @ 64594 │ │ │ │ + bl 21c18 │ │ │ │ + ldr r2, [pc, #1280] @ 66f38 │ │ │ │ + ldr r1, [pc, #1280] @ 66f3c │ │ │ │ + ldr r0, [r5, #148] @ 0x94 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ + bl 247c8 │ │ │ │ ldr r0, [r5, #148] @ 0x94 │ │ │ │ - bl 2489c │ │ │ │ + bl 23d78 │ │ │ │ ldr r0, [r5, #148] @ 0x94 │ │ │ │ - bl 23e40 │ │ │ │ + bl 64238 │ │ │ │ ldr r0, [r5, #148] @ 0x94 │ │ │ │ - bl 619f0 │ │ │ │ - ldr r0, [r5, #148] @ 0x94 │ │ │ │ - bl 72698 │ │ │ │ + bl 75664 │ │ │ │ mov r1, #0 │ │ │ │ - bl 728c0 │ │ │ │ + bl 758cc │ │ │ │ + mov r6, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #2 │ │ │ │ - mov r4, #0 │ │ │ │ - mov r6, r0 │ │ │ │ mov r0, #6 │ │ │ │ - bl 223c4 │ │ │ │ + bl 22320 │ │ │ │ mov r7, r0 │ │ │ │ - bl 23444 │ │ │ │ + bl 23388 │ │ │ │ mov r3, #1 │ │ │ │ - mov r2, r3 │ │ │ │ mov r1, r7 │ │ │ │ - mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ + mov r2, r3 │ │ │ │ + mov r0, r6 │ │ │ │ str r6, [sp, #28] │ │ │ │ - bl 2396c │ │ │ │ + bl 238a4 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #4 │ │ │ │ - bl 217d0 │ │ │ │ + bl 21738 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #4 │ │ │ │ - bl 23ee8 │ │ │ │ - ldr r1, [pc, #1148] @ 64598 │ │ │ │ + bl 23e20 │ │ │ │ + ldr r1, [pc, #1152] @ 66f40 │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 248f0 │ │ │ │ - mov r1, r4 │ │ │ │ - bl 72878 │ │ │ │ mov r6, #1 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ + mov r1, r4 │ │ │ │ + bl 75870 │ │ │ │ + mov r1, r0 │ │ │ │ mov r3, r6 │ │ │ │ - mov r2, r4 │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str r4, [sp, #16] │ │ │ │ - str r4, [sp, #12] │ │ │ │ stm sp, {r4, r6, sl} │ │ │ │ - mov r1, r0 │ │ │ │ + mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 22b50 │ │ │ │ - ldr r1, [pc, #1084] @ 6459c │ │ │ │ + str r4, [sp, #12] │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r4, [sp, #20] │ │ │ │ + bl 22aac │ │ │ │ + ldr r1, [pc, #1088] @ 66f44 │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r4 │ │ │ │ - bl 72878 │ │ │ │ + bl 75870 │ │ │ │ + mov r1, r0 │ │ │ │ mov r3, r6 │ │ │ │ - mov r2, r4 │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str r4, [sp, #16] │ │ │ │ - str r4, [sp, #12] │ │ │ │ - str sl, [sp, #8] │ │ │ │ stm sp, {r6, fp} │ │ │ │ - mov r1, r0 │ │ │ │ + mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 22b50 │ │ │ │ - ldr r1, [pc, #1020] @ 645a0 │ │ │ │ + str sl, [sp, #8] │ │ │ │ + str r4, [sp, #12] │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r4, [sp, #20] │ │ │ │ + bl 22aac │ │ │ │ + ldr r1, [pc, #1024] @ 66f48 │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r4 │ │ │ │ - bl 72878 │ │ │ │ + bl 75870 │ │ │ │ + mov r1, r0 │ │ │ │ mov r3, r6 │ │ │ │ - mov r2, r4 │ │ │ │ - str r8, [sp, #4] │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str r4, [sp, #16] │ │ │ │ - str r4, [sp, #12] │ │ │ │ - str sl, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ - mov r1, r0 │ │ │ │ + mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 22b50 │ │ │ │ - ldr r1, [pc, #952] @ 645a4 │ │ │ │ + stmib sp, {r8, sl} │ │ │ │ + str r4, [sp, #12] │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r4, [sp, #20] │ │ │ │ + bl 22aac │ │ │ │ + ldr r1, [pc, #960] @ 66f4c │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r4 │ │ │ │ - bl 72878 │ │ │ │ + bl 75870 │ │ │ │ + mov r1, r0 │ │ │ │ mov r3, r6 │ │ │ │ - mov r2, r4 │ │ │ │ stm sp, {r8, sl} │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str r4, [sp, #16] │ │ │ │ - str r4, [sp, #12] │ │ │ │ + mov r2, r4 │ │ │ │ + mov r0, r7 │ │ │ │ str sl, [sp, #8] │ │ │ │ + str r4, [sp, #12] │ │ │ │ mov r8, #5 │ │ │ │ - mov r1, r0 │ │ │ │ - mov r0, r7 │ │ │ │ - bl 22b50 │ │ │ │ - ldr r1, [pc, #884] @ 645a8 │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r4, [sp, #20] │ │ │ │ + bl 22aac │ │ │ │ + ldr r1, [pc, #892] @ 66f50 │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r4 │ │ │ │ - bl 72878 │ │ │ │ + bl 75870 │ │ │ │ + mov r1, r0 │ │ │ │ mov r3, r6 │ │ │ │ + str sl, [sp] │ │ │ │ mov r2, r4 │ │ │ │ + mov r0, r7 │ │ │ │ stmib sp, {r8, sl} │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str r4, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ - str sl, [sp] │ │ │ │ - mov r1, r0 │ │ │ │ - mov r0, r7 │ │ │ │ - bl 22b50 │ │ │ │ - ldr r1, [pc, #820] @ 645ac │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r4, [sp, #20] │ │ │ │ + bl 22aac │ │ │ │ + ldr r1, [pc, #828] @ 66f54 │ │ │ │ mov r2, r8 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r4 │ │ │ │ - bl 72878 │ │ │ │ + bl 75870 │ │ │ │ mov ip, #6 │ │ │ │ - stm sp, {r8, ip} │ │ │ │ + mov r1, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str r4, [sp, #16] │ │ │ │ - str r4, [sp, #12] │ │ │ │ - str sl, [sp, #8] │ │ │ │ - mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 22b50 │ │ │ │ + stm sp, {r8, ip} │ │ │ │ + str sl, [sp, #8] │ │ │ │ + str r4, [sp, #12] │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r4, [sp, #20] │ │ │ │ + bl 22aac │ │ │ │ mov r0, r4 │ │ │ │ - bl 72d94 │ │ │ │ - mov r3, fp │ │ │ │ - mov r2, r6 │ │ │ │ - str r0, [r5, #124] @ 0x7c │ │ │ │ + bl 75e44 │ │ │ │ mov r1, r0 │ │ │ │ + mov r3, fp │ │ │ │ stm sp, {r4, r6, r8} │ │ │ │ + mov r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str r4, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ - bl 22b50 │ │ │ │ - mov r1, r4 │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r4, [sp, #20] │ │ │ │ + str r1, [r5, #124] @ 0x7c │ │ │ │ + bl 22aac │ │ │ │ ldr r0, [r5, #124] @ 0x7c │ │ │ │ - bl 72ebc │ │ │ │ + mov r1, r4 │ │ │ │ + bl 75f8c │ │ │ │ mov r0, r4 │ │ │ │ - bl 72d94 │ │ │ │ + bl 75e44 │ │ │ │ + mov r1, r0 │ │ │ │ mov r3, fp │ │ │ │ + stm sp, {r6, fp} │ │ │ │ mov r2, r6 │ │ │ │ - str r0, [r5, #128] @ 0x80 │ │ │ │ - mov r1, r0 │ │ │ │ - str r8, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str r4, [sp, #16] │ │ │ │ + str r8, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ - stm sp, {r6, fp} │ │ │ │ - bl 22b50 │ │ │ │ - mov r1, r4 │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r4, [sp, #20] │ │ │ │ + str r1, [r5, #128] @ 0x80 │ │ │ │ + bl 22aac │ │ │ │ ldr r0, [r5, #128] @ 0x80 │ │ │ │ - bl 72ebc │ │ │ │ + mov r1, r4 │ │ │ │ + bl 75f8c │ │ │ │ mov r0, r4 │ │ │ │ - bl 72d94 │ │ │ │ + bl 75e44 │ │ │ │ + mov r1, r0 │ │ │ │ mov r2, #3 │ │ │ │ + str fp, [sp] │ │ │ │ mov r3, fp │ │ │ │ - str r0, [r5, #132] @ 0x84 │ │ │ │ - mov r1, r0 │ │ │ │ - str r8, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - str r4, [sp, #20] │ │ │ │ + stmib sp, {r2, r8} │ │ │ │ mov r2, r6 │ │ │ │ - str r4, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ - str fp, [sp] │ │ │ │ - bl 22b50 │ │ │ │ - mov r1, r4 │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r4, [sp, #20] │ │ │ │ + str r1, [r5, #132] @ 0x84 │ │ │ │ + bl 22aac │ │ │ │ ldr r0, [r5, #132] @ 0x84 │ │ │ │ - bl 72ebc │ │ │ │ + mov r1, r4 │ │ │ │ + bl 75f8c │ │ │ │ mov r0, r4 │ │ │ │ - bl 72d94 │ │ │ │ + bl 75e44 │ │ │ │ + mov r1, r0 │ │ │ │ mov r2, #3 │ │ │ │ mov r3, fp │ │ │ │ - str r2, [sp] │ │ │ │ - str r8, [sp, #8] │ │ │ │ + mov r0, r7 │ │ │ │ + stm sp, {r2, sl} │ │ │ │ mov r2, r6 │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str r4, [sp, #16] │ │ │ │ + str r8, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ - str sl, [sp, #4] │ │ │ │ - mov r1, r0 │ │ │ │ - str r0, [r5, #136] @ 0x88 │ │ │ │ - mov r0, r7 │ │ │ │ - bl 22b50 │ │ │ │ - mov r1, r4 │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r4, [sp, #20] │ │ │ │ + str r1, [r5, #136] @ 0x88 │ │ │ │ + bl 22aac │ │ │ │ ldr r0, [r5, #136] @ 0x88 │ │ │ │ - bl 72ebc │ │ │ │ + mov r1, r4 │ │ │ │ + bl 75f8c │ │ │ │ mov r0, r4 │ │ │ │ - bl 72d94 │ │ │ │ + bl 75e44 │ │ │ │ + mov r1, r0 │ │ │ │ mov r3, fp │ │ │ │ + str sl, [sp] │ │ │ │ mov r2, r6 │ │ │ │ - str r0, [r5, #140] @ 0x8c │ │ │ │ - mov r1, r0 │ │ │ │ - str r8, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ str r8, [sp, #4] │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str r4, [sp, #16] │ │ │ │ + str r8, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ - str sl, [sp] │ │ │ │ - bl 22b50 │ │ │ │ - mov r1, r4 │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r4, [sp, #20] │ │ │ │ + str r1, [r5, #140] @ 0x8c │ │ │ │ + bl 22aac │ │ │ │ ldr r0, [r5, #140] @ 0x8c │ │ │ │ - bl 72ebc │ │ │ │ + mov r1, r4 │ │ │ │ + bl 75f8c │ │ │ │ mov r0, r4 │ │ │ │ - bl 72d94 │ │ │ │ + bl 75e44 │ │ │ │ + mov r1, r0 │ │ │ │ mov ip, #6 │ │ │ │ - str ip, [sp, #4] │ │ │ │ mov r3, fp │ │ │ │ mov r2, r6 │ │ │ │ + mov r0, r7 │ │ │ │ + stm sp, {r8, ip} │ │ │ │ str r8, [sp, #8] │ │ │ │ - str r8, [sp] │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str r4, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ - mov r1, r0 │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r4, [sp, #20] │ │ │ │ str r1, [r5, #144] @ 0x90 │ │ │ │ - mov r0, r7 │ │ │ │ - bl 22b50 │ │ │ │ - mov r1, r4 │ │ │ │ + bl 22aac │ │ │ │ ldr r0, [r5, #144] @ 0x90 │ │ │ │ - bl 72ebc │ │ │ │ + mov r1, r4 │ │ │ │ + bl 75f8c │ │ │ │ ldr r7, [sp, #28] │ │ │ │ mov r0, r7 │ │ │ │ - bl 72b88 │ │ │ │ + bl 75c00 │ │ │ │ mov r0, r7 │ │ │ │ - bl 72be0 │ │ │ │ - mov r1, sl │ │ │ │ + bl 75c64 │ │ │ │ mov r7, r0 │ │ │ │ - bl 21b18 │ │ │ │ + mov r1, sl │ │ │ │ + bl 21a80 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #10 │ │ │ │ - bl 25598 │ │ │ │ - ldr r1, [pc, #300] @ 645b0 │ │ │ │ + bl 254c4 │ │ │ │ + ldr r1, [pc, #320] @ 66f58 │ │ │ │ mov r2, r8 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r7 │ │ │ │ - bl 72b54 │ │ │ │ - ldr r1, [pc, #276] @ 645b4 │ │ │ │ + bl 75bb8 │ │ │ │ + ldr r1, [pc, #296] @ 66f5c │ │ │ │ mov r2, r8 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #268] @ 645b8 │ │ │ │ - add r8, pc, r8 │ │ │ │ str r0, [r5, #468] @ 0x1d4 │ │ │ │ mov r0, r9 │ │ │ │ - bl 248f0 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 72b54 │ │ │ │ - ldr r7, [pc, #244] @ 645bc │ │ │ │ - ldr r9, [sp, #36] @ 0x24 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r2, r9 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r7 │ │ │ │ + ldr r7, [pc, #272] @ 66f60 │ │ │ │ + bl 75bb8 │ │ │ │ + ldr r8, [sp, #36] @ 0x24 │ │ │ │ movw r3, #65293 @ 0xff0d │ │ │ │ str r0, [r5, #472] @ 0x1d8 │ │ │ │ stm sp, {r4, r6} │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r5, #468] @ 0x1d4 │ │ │ │ - bl 21f08 │ │ │ │ - mov r2, r9 │ │ │ │ + mov r1, r7 │ │ │ │ + mov r2, r8 │ │ │ │ + bl 21e70 │ │ │ │ + mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ stm sp, {r4, r6} │ │ │ │ - movw r3, #65307 @ 0xff1b │ │ │ │ ldr r0, [r5, #472] @ 0x1d8 │ │ │ │ - bl 21f08 │ │ │ │ + movw r3, #65307 @ 0xff1b │ │ │ │ + bl 21e70 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ - ldr r3, [pc, #180] @ 645c0 │ │ │ │ - ldr r1, [pc, #180] @ 645c4 │ │ │ │ + ldr r3, [pc, #204] @ 66f64 │ │ │ │ + ldr r1, [pc, #204] @ 66f68 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - str r3, [sp, #28] │ │ │ │ - mov r2, r3 │ │ │ │ - str r4, [sp, #4] │ │ │ │ - add r3, r5, #148 @ 0x94 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ + str r4, [sp, #4] │ │ │ │ ldr r0, [r5, #148] @ 0x94 │ │ │ │ - bl 21938 │ │ │ │ - mov r2, r8 │ │ │ │ + mov r2, r3 │ │ │ │ + str r3, [sp, #28] │ │ │ │ + add r3, r5, #148 @ 0x94 │ │ │ │ + bl 218a0 │ │ │ │ mov r3, r6 │ │ │ │ + ldr r6, [pc, #164] @ 66f6c │ │ │ │ mov r1, r7 │ │ │ │ - str r4, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ + str r4, [sp, #4] │ │ │ │ ldr r0, [r5, #468] @ 0x1d4 │ │ │ │ - bl 21938 │ │ │ │ - mov r2, r8 │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, r6 │ │ │ │ + bl 218a0 │ │ │ │ + mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ + str r4, [sp] │ │ │ │ mov r3, r4 │ │ │ │ str r4, [sp, #4] │ │ │ │ - str r4, [sp] │ │ │ │ ldr r0, [r5, #472] @ 0x1d8 │ │ │ │ - bl 21938 │ │ │ │ + bl 218a0 │ │ │ │ ldr r0, [r5, #148] @ 0x94 │ │ │ │ - mov r1, r9 │ │ │ │ - bl 22964 │ │ │ │ + mov r1, r8 │ │ │ │ + bl 228c0 │ │ │ │ ldr r0, [r5, #148] @ 0x94 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - strhteq sl, [sp], -ip │ │ │ │ - eoreq r8, lr, r4, lsl #13 │ │ │ │ - andseq pc, r6, ip, lsr pc @ │ │ │ │ - andseq r1, r7, r4, lsr sp │ │ │ │ - andseq r4, r6, r0, ror #25 │ │ │ │ - andseq r1, r7, ip, lsl #26 │ │ │ │ - mulseq r7, r4, ip │ │ │ │ - andseq r1, r7, ip, asr ip │ │ │ │ - andseq r1, r7, r4, lsr #24 │ │ │ │ - andseq r1, r7, r8, ror #23 │ │ │ │ - andseq r1, r7, ip, lsr #23 │ │ │ │ - andseq r1, r7, r4, ror fp │ │ │ │ - andseq r1, r7, r0, asr #13 │ │ │ │ - andseq r1, r7, r8, asr r9 │ │ │ │ - @ instruction: 0xffffe2c8 │ │ │ │ - andseq r1, r7, r8, lsl #13 │ │ │ │ - muleq r0, r8, fp │ │ │ │ - andseq r1, r7, r4, lsr #12 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + eoreq r7, pc, r4, lsl r9 @ │ │ │ │ + ldrsbteq r5, [r0], -r8 │ │ │ │ + @ instruction: 0x0017f7d4 │ │ │ │ + @ instruction: 0x001815d8 │ │ │ │ + andseq r4, r7, r4, lsl #11 │ │ │ │ + @ instruction: 0x001815b0 │ │ │ │ + andseq r1, r8, r8, lsr r5 │ │ │ │ + andseq r1, r8, r4, lsl #10 │ │ │ │ + andseq r1, r8, ip, asr #9 │ │ │ │ + mulseq r8, r4, r4 │ │ │ │ + andseq r1, r8, r8, asr r4 │ │ │ │ + andseq r1, r8, r0, lsr #8 │ │ │ │ + andseq r0, r8, r8, ror pc │ │ │ │ + andseq r1, r8, ip, lsl #4 │ │ │ │ + andseq r0, r8, r0, asr #30 │ │ │ │ + andeq r1, r0, r4, lsl #23 │ │ │ │ + @ instruction: 0x00180ef8 │ │ │ │ + @ instruction: 0xffffe1b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - bl 63fec │ │ │ │ - ldr r4, [pc, #452] @ 647a8 │ │ │ │ - ldr r5, [pc, #452] @ 647ac │ │ │ │ - ldr r1, [pc, #452] @ 647b0 │ │ │ │ - add r4, pc, r4 │ │ │ │ - add r5, pc, r5 │ │ │ │ + ldr r5, [pc, #472] @ 67168 │ │ │ │ + bl 66980 │ │ │ │ + ldr r4, [pc, #468] @ 6716c │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ + ldr r1, [pc, #464] @ 67170 │ │ │ │ + add r5, pc, r5 │ │ │ │ + add r4, pc, r4 │ │ │ │ str r0, [r5, #148] @ 0x94 │ │ │ │ mov r0, r4 │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, #0 │ │ │ │ - bl 23d2c │ │ │ │ - ldr r1, [pc, #412] @ 647b4 │ │ │ │ + bl 23c64 │ │ │ │ + ldr r1, [pc, #428] @ 67174 │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 23d2c │ │ │ │ - ldr r1, [pc, #380] @ 647b8 │ │ │ │ + bl 23c64 │ │ │ │ + ldr r1, [pc, #396] @ 67178 │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 23d2c │ │ │ │ - ldr r1, [pc, #348] @ 647bc │ │ │ │ + bl 23c64 │ │ │ │ + ldr r1, [pc, #364] @ 6717c │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 23d2c │ │ │ │ - ldr r1, [pc, #316] @ 647c0 │ │ │ │ + bl 23c64 │ │ │ │ + ldr r1, [pc, #332] @ 67180 │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 23d2c │ │ │ │ - ldr r1, [pc, #284] @ 647c4 │ │ │ │ + bl 23c64 │ │ │ │ + ldr r1, [pc, #300] @ 67184 │ │ │ │ + mov r3, r0 │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 248f0 │ │ │ │ + mov r4, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r0 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 23d2c │ │ │ │ + mov r0, r4 │ │ │ │ + bl 23c64 │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 64724 │ │ │ │ + beq 670d8 │ │ │ │ mov r4, r6 │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r0, [r5, #124] @ 0x7c │ │ │ │ - bl 2567c │ │ │ │ + bl 255a8 │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r0, [r5, #128] @ 0x80 │ │ │ │ - bl 2567c │ │ │ │ + bl 255a8 │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r0, [r5, #132] @ 0x84 │ │ │ │ - bl 2567c │ │ │ │ + bl 255a8 │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r0, [r5, #136] @ 0x88 │ │ │ │ - bl 2567c │ │ │ │ + bl 255a8 │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r0, [r5, #140] @ 0x8c │ │ │ │ - bl 2567c │ │ │ │ + bl 255a8 │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r0, [r5, #144] @ 0x90 │ │ │ │ - bl 2567c │ │ │ │ + bl 255a8 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ - bne 646d0 │ │ │ │ - ldr r4, [pc, #156] @ 647c8 │ │ │ │ + bne 67084 │ │ │ │ + ldr r4, [pc, #168] @ 67188 │ │ │ │ mov r0, r6 │ │ │ │ + bl 24dd4 │ │ │ │ add r4, pc, r4 │ │ │ │ - bl 24ea8 │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ - bl 72eb8 │ │ │ │ + bl 75f88 │ │ │ │ ldr r1, [r4, #100] @ 0x64 │ │ │ │ - bl 24260 │ │ │ │ + bl 24198 │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ - bl 72eb8 │ │ │ │ + bl 75f88 │ │ │ │ ldr r1, [r4, #104] @ 0x68 │ │ │ │ - bl 24260 │ │ │ │ + bl 24198 │ │ │ │ ldr r0, [r4, #132] @ 0x84 │ │ │ │ - bl 72eb8 │ │ │ │ + bl 75f88 │ │ │ │ ldr r1, [r4, #108] @ 0x6c │ │ │ │ - bl 24260 │ │ │ │ + bl 24198 │ │ │ │ ldr r0, [r4, #136] @ 0x88 │ │ │ │ - bl 72eb8 │ │ │ │ + bl 75f88 │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ - bl 24260 │ │ │ │ + bl 24198 │ │ │ │ ldr r0, [r4, #140] @ 0x8c │ │ │ │ - bl 72eb8 │ │ │ │ + bl 75f88 │ │ │ │ ldr r1, [r4, #116] @ 0x74 │ │ │ │ - bl 24260 │ │ │ │ + bl 24198 │ │ │ │ ldr r0, [r4, #144] @ 0x90 │ │ │ │ - bl 72eb8 │ │ │ │ + bl 75f88 │ │ │ │ ldr r1, [r4, #120] @ 0x78 │ │ │ │ - bl 24260 │ │ │ │ + bl 24198 │ │ │ │ ldr r0, [r4, #148] @ 0x94 │ │ │ │ - bl 23444 │ │ │ │ + bl 23388 │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ ldr r0, [r4, #148] @ 0x94 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - b 61a5c │ │ │ │ - andseq pc, r6, r0, ror r9 @ │ │ │ │ - strhteq r8, [lr], -r0 │ │ │ │ - andseq r1, r7, r4, asr r7 │ │ │ │ - andseq r1, r7, ip, lsr r7 │ │ │ │ - andseq r1, r7, r4, lsr #14 │ │ │ │ - andseq r1, r7, ip, lsl #14 │ │ │ │ - @ instruction: 0x001716f4 │ │ │ │ - @ instruction: 0x001716d8 │ │ │ │ - eoreq r7, lr, r0, ror pc │ │ │ │ - ldr r3, [pc, #20] @ 647e8 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #16 │ │ │ │ + b 642c8 │ │ │ │ + eorseq r5, r0, r0, lsl #14 │ │ │ │ + andseq pc, r7, r8, lsl #4 │ │ │ │ + andseq r0, r8, ip, ror #31 │ │ │ │ + @ instruction: 0x00180fd4 │ │ │ │ + @ instruction: 0x00180fbc │ │ │ │ + andseq r0, r8, r4, lsr #31 │ │ │ │ + andseq r0, r8, ip, lsl #31 │ │ │ │ + andseq r0, r8, ip, ror #30 │ │ │ │ + ldrhteq r5, [r0], -r8 │ │ │ │ + ldr r3, [pc, #20] @ 671a8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #148] @ 0x94 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 647e4 │ │ │ │ - b 61a5c │ │ │ │ - b 645c8 │ │ │ │ - eoreq r7, lr, ip, asr #29 │ │ │ │ + beq 671a4 │ │ │ │ + b 642c8 │ │ │ │ + b 66f70 │ │ │ │ + eorseq r5, r0, ip, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, lr} │ │ │ │ + strd r4, [sp, #-12]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #8] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r3, [pc, #504] @ 649fc │ │ │ │ - ldr r4, [pc, #504] @ 64a00 │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r3, [pc, #544] @ 673e8 │ │ │ │ sub sp, sp, #12 │ │ │ │ + ldr r4, [pc, #540] @ 673ec │ │ │ │ + add r3, pc, r3 │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r1, #9 │ │ │ │ - bhi 64850 │ │ │ │ + bhi 67214 │ │ │ │ ldrb r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop {0} │ │ │ │ - ldr r5, [pc, #472] @ 64a04 │ │ │ │ + ldr r5, [pc, #512] @ 673f0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r5, #400] @ 0x190 │ │ │ │ - bl 21e6c │ │ │ │ - ldr r3, [pc, #460] @ 64a08 │ │ │ │ + bl 21dd4 │ │ │ │ + ldr r3, [pc, #500] @ 673f4 │ │ │ │ + subs r1, r0, #0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #1116] @ 0x45c │ │ │ │ - subs r1, r0, #0 │ │ │ │ - beq 64930 │ │ │ │ + beq 6730c │ │ │ │ cmp r3, #0 │ │ │ │ - bne 64978 │ │ │ │ + bne 67364 │ │ │ │ add sp, sp, #12 │ │ │ │ - pop {r4, r5, pc} │ │ │ │ - ldr r3, [pc, #424] @ 64a08 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #8 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r3, [pc, #456] @ 673f4 │ │ │ │ ldr r5, [r4, r3] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 648e8 │ │ │ │ - ldr r3, [pc, #408] @ 64a0c │ │ │ │ - ldr r1, [pc, #408] @ 64a10 │ │ │ │ + beq 672b4 │ │ │ │ + ldr r3, [pc, #440] @ 673f8 │ │ │ │ + ldr r1, [pc, #440] @ 673fc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl c8dcc │ │ │ │ - ldr r3, [pc, #388] @ 64a14 │ │ │ │ - ldr r1, [pc, #388] @ 64a18 │ │ │ │ + bl d04d8 │ │ │ │ + ldr r3, [pc, #420] @ 67400 │ │ │ │ + ldr r1, [pc, #420] @ 67404 │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl c8dcc │ │ │ │ - ldr r3, [pc, #364] @ 64a1c │ │ │ │ - ldr r1, [pc, #364] @ 64a20 │ │ │ │ + bl d04d8 │ │ │ │ + ldr r3, [pc, #396] @ 67408 │ │ │ │ + ldr r1, [pc, #396] @ 6740c │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl c8dcc │ │ │ │ - ldr r3, [pc, #340] @ 64a24 │ │ │ │ - ldr r1, [pc, #340] @ 64a28 │ │ │ │ - ldr r3, [r4, r3] │ │ │ │ + bl d04d8 │ │ │ │ + ldr r3, [pc, #372] @ 67410 │ │ │ │ + ldr r1, [pc, #372] @ 67414 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ + ldr r3, [r4, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl c8dcc │ │ │ │ - ldr r4, [pc, #316] @ 64a2c │ │ │ │ + bl d04d8 │ │ │ │ + ldr r4, [pc, #348] @ 67418 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4, #396] @ 0x18c │ │ │ │ - bl 22850 │ │ │ │ + bl 227ac │ │ │ │ ldr r0, [r4, #148] @ 0x94 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 64850 │ │ │ │ + beq 67214 │ │ │ │ + add sp, sp, #12 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr lr, [sp, #8] │ │ │ │ add sp, sp, #12 │ │ │ │ - pop {r4, r5, lr} │ │ │ │ - b 22850 │ │ │ │ - ldr r3, [pc, #280] @ 64a30 │ │ │ │ + b 227ac │ │ │ │ + ldr r3, [pc, #304] @ 6741c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #148] @ 0x94 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 6496c │ │ │ │ + beq 67350 │ │ │ │ + add sp, sp, #12 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr lr, [sp, #8] │ │ │ │ add sp, sp, #12 │ │ │ │ - pop {r4, r5, lr} │ │ │ │ - b 61a5c │ │ │ │ + b 642c8 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 64850 │ │ │ │ - ldr r3, [pc, #244] @ 64a34 │ │ │ │ + beq 67214 │ │ │ │ + ldr r3, [pc, #260] @ 67420 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 64850 │ │ │ │ - vldr s0, [pc, #164] @ 649f8 │ │ │ │ + beq 67214 │ │ │ │ + vldr s0, [pc, #180] @ 673e4 │ │ │ │ mov r0, #5 │ │ │ │ - bl 73a94 │ │ │ │ - ldr r3, [pc, #216] @ 64a38 │ │ │ │ + bl 76c74 │ │ │ │ + ldr r3, [pc, #232] @ 67424 │ │ │ │ ldr r0, [pc, r3] │ │ │ │ add sp, sp, #12 │ │ │ │ - pop {r4, r5, lr} │ │ │ │ - b 6225c │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr lr, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + b 64b34 │ │ │ │ + add sp, sp, #12 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr lr, [sp, #8] │ │ │ │ add sp, sp, #12 │ │ │ │ - pop {r4, r5, lr} │ │ │ │ - b 645c8 │ │ │ │ + b 66f70 │ │ │ │ mov r1, #0 │ │ │ │ - vldr s0, [pc, #116] @ 649f8 │ │ │ │ + vldr s0, [pc, #116] @ 673e4 │ │ │ │ mov r0, #4 │ │ │ │ - bl 73a94 │ │ │ │ - vldr d0, [pc, #96] @ 649f0 │ │ │ │ + bl 76c74 │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 236e4 │ │ │ │ + vmov.i64 d0, #0x0000000000000000 │ │ │ │ + bl 2361c │ │ │ │ mov r1, #0 │ │ │ │ - vldr s0, [pc, #88] @ 649f8 │ │ │ │ + vldr s0, [pc, #88] @ 673e4 │ │ │ │ mov r0, #3 │ │ │ │ - bl 73a94 │ │ │ │ - vldr d0, [pc, #68] @ 649f0 │ │ │ │ + bl 76c74 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ - bl 236e4 │ │ │ │ + vmov.i64 d0, #0x0000000000000000 │ │ │ │ + bl 2361c │ │ │ │ mov r1, #0 │ │ │ │ - vldr s0, [pc, #60] @ 649f8 │ │ │ │ + vldr s0, [pc, #60] @ 673e4 │ │ │ │ mov r0, #14 │ │ │ │ - bl 73a94 │ │ │ │ - vldr d0, [pc, #40] @ 649f0 │ │ │ │ + bl 76c74 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ - bl 236e4 │ │ │ │ - vldr s0, [pc, #36] @ 649f8 │ │ │ │ + vmov.i64 d0, #0x0000000000000000 │ │ │ │ + bl 2361c │ │ │ │ + vldr s0, [pc, #36] @ 673e4 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #16 │ │ │ │ - bl 73a94 │ │ │ │ - vldr d0, [pc, #12] @ 649f0 │ │ │ │ + bl 76c74 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ + vmov.i64 d0, #0x0000000000000000 │ │ │ │ add sp, sp, #12 │ │ │ │ - pop {r4, r5, lr} │ │ │ │ - b 236e4 │ │ │ │ - ... │ │ │ │ - @ instruction: 0x001a89fe │ │ │ │ - strhteq r9, [sp], -r4 │ │ │ │ - eoreq r7, lr, r4, ror lr │ │ │ │ - andeq r1, r0, r4, ror #21 │ │ │ │ - andeq r1, r0, ip, asr #15 │ │ │ │ - @ instruction: 0x001632f0 │ │ │ │ - andeq r1, r0, r8, lsl r8 │ │ │ │ - andseq r3, r6, ip, ror #5 │ │ │ │ - strdeq r1, [r0], -r0 │ │ │ │ - @ instruction: 0x001632fc │ │ │ │ - @ instruction: 0x00001cbc │ │ │ │ - andseq r3, r6, r0, asr #5 │ │ │ │ - strhteq r7, [lr], -r0 │ │ │ │ - eoreq r7, lr, r8, lsl #27 │ │ │ │ - andeq r1, r0, r0, lsl #25 │ │ │ │ - eoreq r3, lr, r0, lsl #7 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr lr, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + b 2361c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andseq r8, fp, r6, lsl #5 │ │ │ │ + eoreq r7, pc, r0, lsl #2 │ │ │ │ + ldrhteq r5, [r0], -r0 │ │ │ │ + ldrdeq r1, [r0], -r0 │ │ │ │ + @ instruction: 0x000017b8 │ │ │ │ + andseq r2, r7, r4, ror fp │ │ │ │ + andeq r1, r0, r4, lsl #16 │ │ │ │ + andseq r2, r7, ip, ror #22 │ │ │ │ + ldrdeq r1, [r0], -ip │ │ │ │ + andseq r2, r7, ip, ror fp │ │ │ │ + andeq r1, r0, r8, lsr #25 │ │ │ │ + andseq r2, r7, r4, asr #22 │ │ │ │ + eorseq r5, r0, r4, ror #7 │ │ │ │ + ldrhteq r5, [r0], -r4 │ │ │ │ + andeq r1, r0, ip, ror #24 │ │ │ │ + eorseq r0, r0, r4, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r2, [pc, #124] @ 64ad0 │ │ │ │ + ldr r2, [pc, #136] @ 674d4 │ │ │ │ subs r5, r0, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ - popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r3, [pc, #112] @ 64ad4 │ │ │ │ + beq 674b0 │ │ │ │ + ldr r3, [pc, #124] @ 674d8 │ │ │ │ mov r4, #0 │ │ │ │ ldr r7, [r2, r3] │ │ │ │ mov r6, r7 │ │ │ │ ldr r0, [r6], #4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 60184 │ │ │ │ + bl 62890 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 64abc │ │ │ │ + beq 674c4 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #5 │ │ │ │ - bne 64a6c │ │ │ │ + bne 67464 │ │ │ │ mov r0, r5 │ │ │ │ - bl 21f74 │ │ │ │ mov r4, #4 │ │ │ │ + bl 21edc │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r7, #16] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ lsl r2, r4, #2 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r7, #4 │ │ │ │ - bl 23d8c │ │ │ │ + bl 23cc4 │ │ │ │ str r5, [r7] │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ cmp r4, #0 │ │ │ │ ldr r5, [r7, r4, lsl #2] │ │ │ │ - bne 64aa4 │ │ │ │ - str r5, [r7] │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - eoreq r9, sp, ip, ror #16 │ │ │ │ - andeq r1, r0, r0, asr r9 │ │ │ │ + beq 674ac │ │ │ │ + b 6749c │ │ │ │ + eoreq r6, pc, r4, lsl #29 │ │ │ │ + andeq r1, r0, ip, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldr r2, [pc, #192] @ 64bb4 │ │ │ │ - cmp r3, #7 │ │ │ │ - ldr r3, [pc, #188] @ 64bb8 │ │ │ │ + ldr r2, [pc, #204] @ 675c4 │ │ │ │ + sub sp, sp, #24 │ │ │ │ + ldr r3, [pc, #200] @ 675c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - sub sp, sp, #24 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - beq 64b44 │ │ │ │ + ldr r3, [r1] │ │ │ │ + cmp r3, #7 │ │ │ │ + beq 67554 │ │ │ │ mov r0, #0 │ │ │ │ - ldr r2, [pc, #156] @ 64bbc │ │ │ │ - ldr r3, [pc, #148] @ 64bb8 │ │ │ │ + ldr r2, [pc, #164] @ 675cc │ │ │ │ + ldr r3, [pc, #156] @ 675c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 64bb0 │ │ │ │ + bne 675c0 │ │ │ │ add sp, sp, #24 │ │ │ │ - pop {r4, pc} │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r3, [r1, #40] @ 0x28 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 64b14 │ │ │ │ - vldr d6, [r1, #24] │ │ │ │ + bne 6751c │ │ │ │ + vldr d16, [r1, #16] │ │ │ │ add r2, sp, #16 │ │ │ │ add r3, sp, #12 │ │ │ │ - vldr d7, [r1, #16] │ │ │ │ - str r2, [sp] │ │ │ │ - vcvt.s32.f64 s13, d6 │ │ │ │ mov r4, r0 │ │ │ │ - vcvt.s32.f64 s15, d7 │ │ │ │ - vmov r2, s13 │ │ │ │ + vldr d17, [r1, #24] │ │ │ │ + str r2, [sp] │ │ │ │ + vcvt.s32.f64 s15, d17 │ │ │ │ + vmov r2, s15 │ │ │ │ + vcvt.s32.f64 s15, d16 │ │ │ │ vmov r1, s15 │ │ │ │ - bl 24c80 │ │ │ │ + bl 24bac │ │ │ │ cmp r0, #0 │ │ │ │ - beq 64b14 │ │ │ │ + beq 6751c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 23798 │ │ │ │ - ldr r3, [pc, #40] @ 64bc0 │ │ │ │ - add r3, pc, r3 │ │ │ │ + bl 236d0 │ │ │ │ + ldr r3, [pc, #40] @ 675d0 │ │ │ │ mov r2, r0 │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ str r2, [r3] │ │ │ │ - bl 23dc8 │ │ │ │ + bl 23d00 │ │ │ │ mov r0, #1 │ │ │ │ - b 64b18 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq r9, sp, r8, asr #15 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq r9, sp, r0, lsr #15 │ │ │ │ - eoreq r7, lr, r4, ror #25 │ │ │ │ - ldr r3, [pc, #32] @ 64bec │ │ │ │ + b 67520 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + ldrdeq r6, [pc], -r4 @ │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eoreq r6, pc, r8, lsr #27 │ │ │ │ + ldrsbteq r5, [r0], -r0 │ │ │ │ + ldr r3, [pc, #32] @ 675fc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ cmp r2, #0 │ │ │ │ ldrne r2, [r3, #16] │ │ │ │ strne r2, [r3, #12] │ │ │ │ - ldr r3, [pc, #12] @ 64bf0 │ │ │ │ + ldr r3, [pc, #12] @ 67600 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #20] │ │ │ │ - b 22850 │ │ │ │ - strhteq r7, [lr], -r0 │ │ │ │ - mlaeq lr, r8, ip, r7 │ │ │ │ + b 227ac │ │ │ │ + eorseq r5, r0, r0, lsr #5 │ │ │ │ + eorseq r5, r0, r8, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + strd r4, [sp, #-32]! @ 0xffffffe0 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + str sl, [sp, #24] │ │ │ │ + str lr, [sp, #28] │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r9, r2 │ │ │ │ - ldr r2, [pc, #196] @ 64cd4 │ │ │ │ + ldr r2, [pc, #216] @ 67708 │ │ │ │ mov r8, r3 │ │ │ │ - ldr r3, [pc, #192] @ 64cd8 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #32 │ │ │ │ - mov r4, r0 │ │ │ │ mov sl, #0 │ │ │ │ + ldr r3, [pc, #204] @ 6770c │ │ │ │ + mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ + mov r7, r1 │ │ │ │ + ldr r6, [pc, #192] @ 67710 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + add r6, pc, r6 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - mov r7, r1 │ │ │ │ str sl, [sp, #20] │ │ │ │ - bl 2393c │ │ │ │ + bl 23874 │ │ │ │ add r1, sp, #20 │ │ │ │ - ldr r6, [pc, #140] @ 64cdc │ │ │ │ - add r6, pc, r6 │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r4 │ │ │ │ - bl 23b88 │ │ │ │ + bl 23ac0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 21f74 │ │ │ │ - ldr r3, [pc, #112] @ 64ce0 │ │ │ │ + bl 21edc │ │ │ │ + ldr r3, [pc, #132] @ 67714 │ │ │ │ + mov r2, r0 │ │ │ │ mov r1, r5 │ │ │ │ + mov r0, r4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - mov r2, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 25028 │ │ │ │ + bl 24f54 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, sl │ │ │ │ + str r8, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - str r8, [sp] │ │ │ │ - bl 219ec │ │ │ │ + bl 21954 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 219a4 │ │ │ │ - ldr r2, [pc, #56] @ 64ce4 │ │ │ │ - ldr r3, [pc, #40] @ 64cd8 │ │ │ │ + bl 2190c │ │ │ │ + ldr r2, [pc, #76] @ 67718 │ │ │ │ + ldr r3, [pc, #60] @ 6770c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 64cd0 │ │ │ │ + bne 67704 │ │ │ │ add sp, sp, #32 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq r9, sp, ip, lsr #13 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq r9, sp, r4, ror r6 │ │ │ │ - andeq r1, r0, r0, lsl ip │ │ │ │ - eoreq r9, sp, r4, lsl r6 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldr sl, [sp, #24] │ │ │ │ + add sp, sp, #28 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eoreq r6, pc, r4, lsl #25 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eoreq r6, pc, ip, ror ip @ │ │ │ │ + strdeq r1, [r0], -ip │ │ │ │ + eoreq r6, pc, r4, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r1, #20] │ │ │ │ movw r2, #65288 @ 0xff08 │ │ │ │ - cmp r3, r2 │ │ │ │ mov r4, r0 │ │ │ │ - beq 64d68 │ │ │ │ + cmp r3, r2 │ │ │ │ + beq 677b0 │ │ │ │ movw r2, #65293 @ 0xff0d │ │ │ │ cmp r3, r2 │ │ │ │ - bne 64d60 │ │ │ │ + bne 6779c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 64d60 │ │ │ │ - bl 23588 │ │ │ │ + beq 6779c │ │ │ │ + bl 234cc │ │ │ │ ldr r3, [r4] │ │ │ │ - cmp r3, #0 │ │ │ │ mov r1, r0 │ │ │ │ - beq 64dc0 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 67804 │ │ │ │ ldr r5, [r3] │ │ │ │ cmp r5, r0 │ │ │ │ - beq 64d50 │ │ │ │ + beq 6778c │ │ │ │ mov r0, r4 │ │ │ │ - bl 232b8 │ │ │ │ + bl 231fc │ │ │ │ cmp r0, #0 │ │ │ │ - beq 64ddc │ │ │ │ - ldr r3, [pc, #184] @ 64e10 │ │ │ │ + beq 67820 │ │ │ │ + ldr r3, [pc, #192] @ 67854 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ - bl 23dc8 │ │ │ │ + bl 23d00 │ │ │ │ + ldrd r4, [sp] │ │ │ │ mov r0, #0 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ cmp r0, #0 │ │ │ │ - beq 64d60 │ │ │ │ - bl 23588 │ │ │ │ + beq 6779c │ │ │ │ + bl 234cc │ │ │ │ ldr r3, [r4] │ │ │ │ - cmp r3, #0 │ │ │ │ mov r1, r0 │ │ │ │ - beq 64d90 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 677d8 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r0 │ │ │ │ - beq 64da0 │ │ │ │ + beq 677e8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 232b8 │ │ │ │ + bl 231fc │ │ │ │ cmp r0, #0 │ │ │ │ - beq 64d60 │ │ │ │ - ldr r4, [pc, #108] @ 64e14 │ │ │ │ + beq 6779c │ │ │ │ + ldr r4, [pc, #104] @ 67858 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ - bl 23dc8 │ │ │ │ + bl 23d00 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ - bl 23690 │ │ │ │ - mov r0, #0 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + bl 235d4 │ │ │ │ + b 6779c │ │ │ │ mov r0, r4 │ │ │ │ - bl 232b8 │ │ │ │ + bl 231fc │ │ │ │ cmp r0, #0 │ │ │ │ - bne 64d50 │ │ │ │ - bl 21da0 │ │ │ │ + bne 6778c │ │ │ │ + bl 21d08 │ │ │ │ mov r1, r0 │ │ │ │ - b 64dec │ │ │ │ - bl 21da0 │ │ │ │ + b 67830 │ │ │ │ + bl 21d08 │ │ │ │ cmp r5, r0 │ │ │ │ mov r1, r0 │ │ │ │ - beq 64dfc │ │ │ │ + beq 67840 │ │ │ │ mov r0, r4 │ │ │ │ - bl 232b8 │ │ │ │ + bl 231fc │ │ │ │ cmp r0, #0 │ │ │ │ - beq 64d60 │ │ │ │ - ldr r3, [pc, #20] @ 64e18 │ │ │ │ + beq 6779c │ │ │ │ + ldr r3, [pc, #20] @ 6785c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #24] │ │ │ │ - bl 23690 │ │ │ │ - b 64d60 │ │ │ │ - eoreq r7, lr, r4, lsr #22 │ │ │ │ - ldrdeq r7, [lr], -r4 @ │ │ │ │ - eoreq r7, lr, r8, ror sl │ │ │ │ + bl 235d4 │ │ │ │ + b 6779c │ │ │ │ + eorseq r5, r0, r8, ror #1 │ │ │ │ + eorseq r5, r0, ip, lsl #1 │ │ │ │ + eorseq r5, r0, r4, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r5, [pc, #48] @ 64e64 │ │ │ │ + ldr r5, [pc, #76] @ 678cc │ │ │ │ mov r4, r3 │ │ │ │ add r5, pc, r5 │ │ │ │ str r1, [r5, #16] │ │ │ │ - bl 23798 │ │ │ │ + bl 236d0 │ │ │ │ cmp r4, #0 │ │ │ │ str r0, [r5] │ │ │ │ - popeq {r4, r5, r6, pc} │ │ │ │ + beq 678a4 │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #4 │ │ │ │ - popne {r4, r5, r6, pc} │ │ │ │ + beq 678b4 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r0, [r5, #4] │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - b 23dc8 │ │ │ │ - eoreq r7, lr, r4, asr #20 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ + add sp, sp, #16 │ │ │ │ + b 23d00 │ │ │ │ + ldrshteq r4, [r0], -r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #3816] @ 0xee8 │ │ │ │ - ldr r2, [pc, #2544] @ 65870 │ │ │ │ - ldr r3, [pc, #2544] @ 65874 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ + ldr r2, [pc, #2564] @ 682fc │ │ │ │ sub sp, sp, #244 @ 0xf4 │ │ │ │ mov fp, r0 │ │ │ │ + add r7, sp, #76 @ 0x4c │ │ │ │ + ldr r3, [pc, #2552] @ 68300 │ │ │ │ + ldr r4, [pc, #2552] @ 68304 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + add r4, pc, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #236] @ 0xec │ │ │ │ mov r3, #0 │ │ │ │ - ldr r4, [pc, #2516] @ 65878 │ │ │ │ - bl 23828 │ │ │ │ + bl 23760 │ │ │ │ + mov r0, fp │ │ │ │ + bl 22a4c │ │ │ │ + ldr r1, [pc, #2516] @ 68308 │ │ │ │ mov r0, fp │ │ │ │ - bl 22af0 │ │ │ │ - ldr r1, [pc, #2504] @ 6587c │ │ │ │ - add r4, pc, r4 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ ldr r2, [r4, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ + bl 67604 │ │ │ │ + ldr r1, [pc, #2496] @ 6830c │ │ │ │ mov r0, fp │ │ │ │ - bl 64bf4 │ │ │ │ - ldr r1, [pc, #2480] @ 65880 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ ldr r2, [r4, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ - mov r0, fp │ │ │ │ - bl 64bf4 │ │ │ │ - ldr r0, [pc, #2460] @ 65884 │ │ │ │ + bl 67604 │ │ │ │ + ldr r0, [pc, #2476] @ 68310 │ │ │ │ mov r2, #0 │ │ │ │ - add r7, sp, #76 @ 0x4c │ │ │ │ mov r3, r7 │ │ │ │ - add r0, pc, r0 │ │ │ │ mov r1, r2 │ │ │ │ - bl 22604 <__glob64_time64@plt> │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl 22560 <__glob64_time64@plt> │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ - beq 64f68 │ │ │ │ - ldr r5, [pc, #2424] @ 65888 │ │ │ │ + beq 679e0 │ │ │ │ + ldr r5, [pc, #2444] @ 68314 │ │ │ │ mov r4, #0 │ │ │ │ - add r5, pc, r5 │ │ │ │ add r6, sp, #112 @ 0x70 │ │ │ │ + add r5, pc, r5 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r3, r4, lsl #2] │ │ │ │ - bl 22b44 <__stat64_time64@plt> │ │ │ │ + bl 22aa0 <__stat64_time64@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - bne 64f58 │ │ │ │ + bne 679d0 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ and r3, r3, #61440 @ 0xf000 │ │ │ │ cmp r3, #16384 @ 0x4000 │ │ │ │ - bne 64f58 │ │ │ │ + bne 679d0 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ + mov r0, fp │ │ │ │ ldr r3, [r5, #32] │ │ │ │ ldr r2, [r5, #36] @ 0x24 │ │ │ │ ldr r1, [r1, r4, lsl #2] │ │ │ │ - mov r0, fp │ │ │ │ - bl 64bf4 │ │ │ │ + bl 67604 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, r3 │ │ │ │ - bcc 64f18 │ │ │ │ - ldr r3, [pc, #2332] @ 6588c │ │ │ │ + bcc 67990 │ │ │ │ + ldr r3, [pc, #2352] @ 68318 │ │ │ │ ldr r0, [pc, r3] │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r9, #1 │ │ │ │ - beq 64f9c │ │ │ │ + beq 67a14 │ │ │ │ mov r1, r0 │ │ │ │ mov r9, #1 │ │ │ │ cmp r3, #44 @ 0x2c │ │ │ │ ldrb r3, [r1, #1]! │ │ │ │ addeq r9, r9, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 64f88 │ │ │ │ - bl 2255c │ │ │ │ - mov r1, #4 │ │ │ │ + bne 67a00 │ │ │ │ + bl 224b8 │ │ │ │ mov r5, r0 │ │ │ │ + mov r1, #4 │ │ │ │ mov r0, r9 │ │ │ │ - bl 25460 │ │ │ │ + bl 2538c │ │ │ │ cmp r5, #0 │ │ │ │ cmpne r0, #0 │ │ │ │ mov r8, r0 │ │ │ │ - beq 6510c │ │ │ │ + beq 67b84 │ │ │ │ ldrb r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ movne ip, #0 │ │ │ │ movne r0, r5 │ │ │ │ movne lr, ip │ │ │ │ - beq 64ffc │ │ │ │ + beq 67a74 │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ streq r0, [r8, ip, lsl #2] │ │ │ │ - beq 64ff0 │ │ │ │ + beq 67a68 │ │ │ │ cmp r3, #44 @ 0x2c │ │ │ │ addeq ip, ip, #1 │ │ │ │ strbeq lr, [r0] │ │ │ │ ldrb r3, [r0, #1]! │ │ │ │ cmp r3, #0 │ │ │ │ - bne 64fd8 │ │ │ │ + bne 67a50 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ - beq 6510c │ │ │ │ - ldr r3, [pc, #2176] @ 65890 │ │ │ │ + beq 67b84 │ │ │ │ + ldr r3, [pc, #2196] @ 6831c │ │ │ │ mov r4, #0 │ │ │ │ + add r6, sp, #112 @ 0x70 │ │ │ │ + str fp, [sp, #8] │ │ │ │ + str r5, [sp, #20] │ │ │ │ + str r7, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - ldr r3, [pc, #2164] @ 65894 │ │ │ │ - add r6, sp, #112 @ 0x70 │ │ │ │ + ldr r3, [pc, #2168] @ 68320 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ - str r5, [sp, #20] │ │ │ │ - str fp, [sp, #8] │ │ │ │ - str r7, [sp, #24] │ │ │ │ - b 65054 │ │ │ │ + b 67acc │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 65098 │ │ │ │ + beq 67b10 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, r3 │ │ │ │ - bcs 65100 │ │ │ │ + bcs 67b78 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r1, r6 │ │ │ │ - ldr r0, [r3, r4, lsl #2] │ │ │ │ - bl 22b44 <__stat64_time64@plt> │ │ │ │ lsl r7, r4, #2 │ │ │ │ + ldr r0, [r3, r4, lsl #2] │ │ │ │ + bl 22aa0 <__stat64_time64@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - bne 65044 │ │ │ │ + bne 67abc │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ and r3, r3, #61440 @ 0xf000 │ │ │ │ cmp r3, #16384 @ 0x4000 │ │ │ │ - beq 65044 │ │ │ │ + beq 67abc │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r1, #46 @ 0x2e │ │ │ │ ldr r0, [r3, r4, lsl #2] │ │ │ │ - bl 2252c │ │ │ │ + bl 22488 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 65038 │ │ │ │ + beq 67ab0 │ │ │ │ cmp r9, #0 │ │ │ │ subne fp, r8, #4 │ │ │ │ movne sl, #0 │ │ │ │ - bne 650c8 │ │ │ │ - b 65044 │ │ │ │ + bne 67b40 │ │ │ │ + b 67abc │ │ │ │ mov r1, r5 │ │ │ │ - bl 21df4 │ │ │ │ + bl 21d5c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 650d4 │ │ │ │ + beq 67b4c │ │ │ │ add sl, sl, #1 │ │ │ │ cmp r9, sl │ │ │ │ - beq 65044 │ │ │ │ + beq 67abc │ │ │ │ ldr r0, [fp, #4]! │ │ │ │ cmp r0, #0 │ │ │ │ - bne 650ac │ │ │ │ + bne 67b24 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r5, #0 │ │ │ │ ldr r3, [r3, #40] @ 0x28 │ │ │ │ - beq 65174 │ │ │ │ - ldr r2, [sp, #16] │ │ │ │ + beq 67c00 │ │ │ │ sub r3, r3, #1 │ │ │ │ + ldr r2, [sp, #16] │ │ │ │ cmp r3, #3 │ │ │ │ - bhi 6531c │ │ │ │ + bhi 67da8 │ │ │ │ ldrb r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop {0} │ │ │ │ - ldr r5, [sp, #20] │ │ │ │ ldr fp, [sp, #8] │ │ │ │ + ldr r5, [sp, #20] │ │ │ │ ldr r7, [sp, #24] │ │ │ │ mov r0, r8 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 219a4 │ │ │ │ + bl 2190c │ │ │ │ mov r0, r7 │ │ │ │ - bl 25418 <__globfree64_time64@plt> │ │ │ │ + bl 25344 <__globfree64_time64@plt> │ │ │ │ mov r2, #17 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, fp │ │ │ │ - bl 24740 │ │ │ │ + bl 24678 │ │ │ │ mov r1, #17 │ │ │ │ mov r0, fp │ │ │ │ - bl 24e48 │ │ │ │ + bl 24d74 │ │ │ │ mov r0, fp │ │ │ │ - bl 23444 │ │ │ │ - ldr r2, [pc, #1864] @ 65898 │ │ │ │ - ldr r3, [pc, #1824] @ 65874 │ │ │ │ + bl 23388 │ │ │ │ + ldr r2, [pc, #1884] @ 68324 │ │ │ │ + ldr r3, [pc, #1844] @ 68300 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #236] @ 0xec │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 65318 │ │ │ │ + bne 67da4 │ │ │ │ add sp, sp, #244 @ 0xf4 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r2, [pc, #1824] @ 6589c │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r2, [pc, #1824] @ 68328 │ │ │ │ sub r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #3 │ │ │ │ - bhi 65520 │ │ │ │ + bhi 67fac │ │ │ │ ldrb r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop {0} │ │ │ │ - ldr r5, [pc, #1796] @ 658a0 │ │ │ │ + ldr r5, [pc, #1796] @ 6832c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [r5, #76] @ 0x4c │ │ │ │ cmp r2, #0 │ │ │ │ - beq 65234 │ │ │ │ - ldr r3, [pc, #1780] @ 658a4 │ │ │ │ + beq 67cc0 │ │ │ │ + ldr r3, [pc, #1780] @ 68330 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ - ldr r1, [sp, #80] @ 0x50 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ + ldr r1, [sp, #80] @ 0x50 │ │ │ │ ldr r1, [r1, r7] │ │ │ │ - bl 64bf4 │ │ │ │ - b 65044 │ │ │ │ - ldr r5, [pc, #1752] @ 658a8 │ │ │ │ + bl 67604 │ │ │ │ + b 67abc │ │ │ │ + ldr r5, [pc, #1752] @ 68334 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [r5, #68] @ 0x44 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 652e0 │ │ │ │ - ldr r3, [pc, #1736] @ 658ac │ │ │ │ + beq 67d6c │ │ │ │ + ldr r3, [pc, #1736] @ 68338 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #72] @ 0x48 │ │ │ │ - b 651b4 │ │ │ │ - ldr r5, [pc, #1724] @ 658b0 │ │ │ │ + b 67c40 │ │ │ │ + ldr r5, [pc, #1724] @ 6833c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [r5, #60] @ 0x3c │ │ │ │ cmp r2, #0 │ │ │ │ - beq 652a8 │ │ │ │ - ldr r3, [pc, #1708] @ 658b4 │ │ │ │ + beq 67d34 │ │ │ │ + ldr r3, [pc, #1708] @ 68340 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ - b 651b4 │ │ │ │ - ldr r5, [pc, #1696] @ 658b8 │ │ │ │ + b 67c40 │ │ │ │ + ldr r5, [pc, #1696] @ 68344 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [r5, #44] @ 0x2c │ │ │ │ cmp r2, #0 │ │ │ │ - beq 65270 │ │ │ │ - ldr r3, [pc, #1680] @ 658bc │ │ │ │ + beq 67cfc │ │ │ │ + ldr r3, [pc, #1680] @ 68348 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ - b 651b4 │ │ │ │ + b 67c40 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 24230 │ │ │ │ - ldr r3, [pc, #1660] @ 658c0 │ │ │ │ + bl 24168 │ │ │ │ + ldr r3, [pc, #1660] @ 6834c │ │ │ │ add r2, r5, #80 @ 0x50 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1200 @ 0x4b0 │ │ │ │ add r3, r3, #4 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [r5, #56] @ 0x38 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ - bl 24a4c │ │ │ │ + bl 24978 │ │ │ │ mov r2, r0 │ │ │ │ str r0, [r5, #76] @ 0x4c │ │ │ │ - b 651a8 │ │ │ │ + b 67c34 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 24230 │ │ │ │ - ldr r3, [pc, #1604] @ 658c4 │ │ │ │ + bl 24168 │ │ │ │ + ldr r3, [pc, #1604] @ 68350 │ │ │ │ add r2, r5, #52 @ 0x34 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [r5, #56] @ 0x38 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ - bl 24a4c │ │ │ │ + bl 24978 │ │ │ │ mov r2, r0 │ │ │ │ str r0, [r5, #44] @ 0x2c │ │ │ │ - b 65224 │ │ │ │ + b 67cb0 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 24230 │ │ │ │ - ldr r3, [pc, #1552] @ 658c8 │ │ │ │ + bl 24168 │ │ │ │ + ldr r3, [pc, #1552] @ 68354 │ │ │ │ add r2, r5, #64 @ 0x40 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #480 @ 0x1e0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [r5, #56] @ 0x38 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ - bl 24a4c │ │ │ │ + bl 24978 │ │ │ │ mov r2, r0 │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ - b 65200 │ │ │ │ + b 67c8c │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 24230 │ │ │ │ - ldr r3, [pc, #1500] @ 658cc │ │ │ │ + bl 24168 │ │ │ │ + ldr r3, [pc, #1500] @ 68358 │ │ │ │ add r2, r5, #72 @ 0x48 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #892 @ 0x37c │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [r5, #56] @ 0x38 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ - bl 24a4c │ │ │ │ + bl 24978 │ │ │ │ mov r2, r0 │ │ │ │ str r0, [r5, #68] @ 0x44 │ │ │ │ - b 651dc │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ + b 67c68 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ mov r0, r5 │ │ │ │ - bl 240d4 │ │ │ │ - ldr r3, [pc, #1444] @ 658d0 │ │ │ │ - ldr r2, [pc, #1444] @ 658d4 │ │ │ │ + ldr sl, [pc, #1448] @ 6835c │ │ │ │ + bl 2400c │ │ │ │ + ldr r3, [pc, #1444] @ 68360 │ │ │ │ + str r0, [sp, #28] │ │ │ │ + ldr r2, [pc, #1440] @ 68364 │ │ │ │ + add sl, pc, sl │ │ │ │ + str r4, [sp, #32] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [pc, #1436] @ 658d8 │ │ │ │ - ldr sl, [pc, #1436] @ 658dc │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #1420] @ 68368 │ │ │ │ + mov r4, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r3, [pc, #1428] @ 658e0 │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #1408] @ 6836c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - ldr r3, [pc, #1416] @ 658e4 │ │ │ │ - str r4, [sp, #32] │ │ │ │ + ldr r3, [pc, #1400] @ 68370 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - ldr r3, [pc, #1404] @ 658e8 │ │ │ │ - add sl, pc, sl │ │ │ │ + ldr r3, [pc, #1392] @ 68374 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r3, [pc, #1392] @ 658ec │ │ │ │ - mov r4, r2 │ │ │ │ + ldr r3, [pc, #1384] @ 68378 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - ldr r3, [pc, #1380] @ 658f0 │ │ │ │ + ldr r3, [pc, #1376] @ 6837c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ - ldr r3, [pc, #1372] @ 658f4 │ │ │ │ - str r0, [sp, #28] │ │ │ │ + ldr r3, [pc, #1368] @ 68380 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ - ldr r3, [pc, #1360] @ 658f8 │ │ │ │ + ldr r3, [pc, #1360] @ 68384 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 65580 │ │ │ │ + beq 6800c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r1, sl │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - bne 6565c │ │ │ │ + bne 680e8 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ mov r1, r5 │ │ │ │ - bl 21800 │ │ │ │ + bl 21768 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 6565c │ │ │ │ + beq 680e8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldrb r3, [r0, r3] │ │ │ │ cmp r3, #0 │ │ │ │ cmpne r3, #44 @ 0x2c │ │ │ │ - beq 65814 │ │ │ │ + beq 682a0 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ mov r1, sl │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - beq 65440 │ │ │ │ + beq 67ecc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r1, sl │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - bne 65440 │ │ │ │ + bne 67ecc │ │ │ │ ldr r0, [r4, #4] │ │ │ │ mov r1, r5 │ │ │ │ - bl 21800 │ │ │ │ + bl 21768 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldrb r3, [r3, r2] │ │ │ │ cmp r3, #0 │ │ │ │ cmpne r3, #44 @ 0x2c │ │ │ │ - beq 65720 │ │ │ │ + beq 681ac │ │ │ │ ldr sl, [r4, #8]! │ │ │ │ cmp sl, #0 │ │ │ │ - bne 65800 │ │ │ │ + bne 6828c │ │ │ │ ldr r4, [sp, #32] │ │ │ │ - ldr sl, [pc, #1188] @ 658fc │ │ │ │ - ldr r0, [pc, #1188] @ 65900 │ │ │ │ + ldr sl, [pc, #1188] @ 68388 │ │ │ │ + ldr r0, [pc, #1188] @ 6838c │ │ │ │ add sl, pc, sl │ │ │ │ add sl, sl, #2224 @ 0x8b0 │ │ │ │ add sl, sl, #8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 21800 │ │ │ │ + bl 21768 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 6577c │ │ │ │ + beq 68208 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldrb r3, [r0, r3] │ │ │ │ cmp r3, #0 │ │ │ │ cmpne r3, #44 @ 0x2c │ │ │ │ - bne 6577c │ │ │ │ - ldr sl, [pc, #1136] @ 65904 │ │ │ │ + bne 68208 │ │ │ │ + ldr sl, [pc, #1136] @ 68390 │ │ │ │ add sl, pc, sl │ │ │ │ ldr r2, [sl, #44] @ 0x2c │ │ │ │ cmp r2, #0 │ │ │ │ - bne 65790 │ │ │ │ + bne 6821c │ │ │ │ ldr r0, [sl, #20] │ │ │ │ - bl 24230 │ │ │ │ - ldr r3, [pc, #1112] @ 65908 │ │ │ │ + bl 24168 │ │ │ │ + ldr r3, [pc, #1112] @ 68394 │ │ │ │ add r2, sl, #52 @ 0x34 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sl, #48] @ 0x30 │ │ │ │ ldr r1, [sl, #56] @ 0x38 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ - bl 24a4c │ │ │ │ + bl 24978 │ │ │ │ cmp r0, #0 │ │ │ │ mov r2, r0 │ │ │ │ str r0, [sl, #44] @ 0x2c │ │ │ │ - bne 65790 │ │ │ │ - ldr sl, [pc, #1064] @ 6590c │ │ │ │ - ldr r0, [pc, #1064] @ 65910 │ │ │ │ + bne 6821c │ │ │ │ + ldr sl, [pc, #1064] @ 68398 │ │ │ │ + ldr r0, [pc, #1064] @ 6839c │ │ │ │ add sl, pc, sl │ │ │ │ add sl, sl, #2336 @ 0x920 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 21800 │ │ │ │ + bl 21768 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 65514 │ │ │ │ + beq 67fa0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldrb r3, [r0, r3] │ │ │ │ cmp r3, #0 │ │ │ │ cmpne r3, #44 @ 0x2c │ │ │ │ - beq 657a0 │ │ │ │ + beq 6822c │ │ │ │ ldr r3, [sl, #8]! │ │ │ │ cmp r3, #0 │ │ │ │ - bne 65798 │ │ │ │ - ldr r5, [pc, #1004] @ 65914 │ │ │ │ + bne 68224 │ │ │ │ + ldr r5, [pc, #1004] @ 683a0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [r5, #108] @ 0x6c │ │ │ │ cmp r2, #0 │ │ │ │ - beq 65544 │ │ │ │ - ldr r3, [pc, #988] @ 65918 │ │ │ │ + beq 67fd0 │ │ │ │ + ldr r3, [pc, #988] @ 683a4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #112] @ 0x70 │ │ │ │ - b 651b4 │ │ │ │ + b 67c40 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 24230 │ │ │ │ - ldr r3, [pc, #968] @ 6591c │ │ │ │ + bl 24168 │ │ │ │ + ldr r3, [pc, #968] @ 683a8 │ │ │ │ add r2, r5, #112 @ 0x70 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2368 @ 0x940 │ │ │ │ add r3, r3, #8 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [r5, #56] @ 0x38 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ - bl 24a4c │ │ │ │ + bl 24978 │ │ │ │ mov r2, r0 │ │ │ │ str r0, [r5, #108] @ 0x6c │ │ │ │ - b 65534 │ │ │ │ + b 67fc0 │ │ │ │ ldr fp, [r4, #4] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ - bl 21800 │ │ │ │ + bl 21768 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 653b8 │ │ │ │ + beq 67e44 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldrb r3, [r0, r3] │ │ │ │ cmp r3, #0 │ │ │ │ cmpne r3, #44 @ 0x2c │ │ │ │ - beq 656b4 │ │ │ │ - mov r1, sl │ │ │ │ + beq 68140 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ - bl 251c0 │ │ │ │ mov r1, sl │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - beq 6570c │ │ │ │ + mov r1, sl │ │ │ │ + beq 68198 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - bne 65688 │ │ │ │ + bne 68114 │ │ │ │ mov r0, fp │ │ │ │ mov r1, r5 │ │ │ │ - bl 21800 │ │ │ │ + bl 21768 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldrb r3, [r3, r2] │ │ │ │ cmp r3, #0 │ │ │ │ cmpne r3, #44 @ 0x2c │ │ │ │ - bne 65440 │ │ │ │ - ldr sl, [pc, #800] @ 65920 │ │ │ │ + bne 67ecc │ │ │ │ + ldr sl, [pc, #800] @ 683ac │ │ │ │ ldr r4, [sp, #32] │ │ │ │ add sl, pc, sl │ │ │ │ ldr r2, [sl, #100] @ 0x64 │ │ │ │ cmp r2, #0 │ │ │ │ ldrne r3, [sl, #104] @ 0x68 │ │ │ │ - bne 651b4 │ │ │ │ + bne 67c40 │ │ │ │ ldr r0, [sl, #20] │ │ │ │ - bl 24230 │ │ │ │ - ldr r3, [pc, #768] @ 65924 │ │ │ │ + bl 24168 │ │ │ │ + ldr r3, [pc, #768] @ 683b0 │ │ │ │ add r2, sl, #104 @ 0x68 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2096 @ 0x830 │ │ │ │ add r3, r3, #8 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sl, #48] @ 0x30 │ │ │ │ ldr r1, [sl, #56] @ 0x38 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ - bl 24a4c │ │ │ │ + bl 24978 │ │ │ │ ldr r3, [sl, #104] @ 0x68 │ │ │ │ mov r2, r0 │ │ │ │ str r0, [sl, #100] @ 0x64 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 65450 │ │ │ │ - b 651b4 │ │ │ │ + beq 67edc │ │ │ │ + b 67c40 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ mov r1, sl │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - bne 65688 │ │ │ │ + bne 68114 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ mov r1, r5 │ │ │ │ - bl 21800 │ │ │ │ + bl 21768 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 65440 │ │ │ │ - b 655e4 │ │ │ │ + beq 67ecc │ │ │ │ + b 68070 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r1, sl │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - bne 65440 │ │ │ │ + bne 67ecc │ │ │ │ ldr r0, [r4, #4] │ │ │ │ mov r1, r5 │ │ │ │ - bl 21800 │ │ │ │ + bl 21768 │ │ │ │ subs r3, r0, #0 │ │ │ │ - bne 6542c │ │ │ │ - b 65440 │ │ │ │ - ldr sl, [pc, #620] @ 65928 │ │ │ │ + bne 67eb8 │ │ │ │ + b 67ecc │ │ │ │ + ldr sl, [pc, #620] @ 683b4 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ add sl, pc, sl │ │ │ │ ldr r2, [sl, #84] @ 0x54 │ │ │ │ cmp r2, #0 │ │ │ │ ldrne r3, [sl, #88] @ 0x58 │ │ │ │ - bne 651b4 │ │ │ │ + bne 67c40 │ │ │ │ ldr r0, [sl, #20] │ │ │ │ - bl 24230 │ │ │ │ - ldr r3, [pc, #588] @ 6592c │ │ │ │ + bl 24168 │ │ │ │ + ldr r3, [pc, #588] @ 683b8 │ │ │ │ add r2, sl, #88 @ 0x58 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1696 @ 0x6a0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sl, #48] @ 0x30 │ │ │ │ ldr r1, [sl, #56] @ 0x38 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ - bl 24a4c │ │ │ │ + bl 24978 │ │ │ │ ldr r3, [sl, #88] @ 0x58 │ │ │ │ mov r2, r0 │ │ │ │ str r0, [sl, #84] @ 0x54 │ │ │ │ - b 65650 │ │ │ │ + b 680dc │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - beq 65440 │ │ │ │ - b 65408 │ │ │ │ - ldr sl, [pc, #520] @ 65930 │ │ │ │ + beq 67ecc │ │ │ │ + b 67e94 │ │ │ │ + ldr sl, [pc, #520] @ 683bc │ │ │ │ ldr r4, [sp, #32] │ │ │ │ add sl, pc, sl │ │ │ │ ldr r2, [sl, #76] @ 0x4c │ │ │ │ cmp r2, #0 │ │ │ │ ldrne r3, [sl, #80] @ 0x50 │ │ │ │ - bne 651b4 │ │ │ │ + bne 67c40 │ │ │ │ ldr r0, [sl, #20] │ │ │ │ - bl 24230 │ │ │ │ - ldr r3, [pc, #488] @ 65934 │ │ │ │ + bl 24168 │ │ │ │ + ldr r3, [pc, #488] @ 683c0 │ │ │ │ add r2, sl, #80 @ 0x50 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1200 @ 0x4b0 │ │ │ │ add r3, r3, #4 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sl, #48] @ 0x30 │ │ │ │ ldr r1, [sl, #56] @ 0x38 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ - bl 24a4c │ │ │ │ + bl 24978 │ │ │ │ ldr r3, [sl, #80] @ 0x50 │ │ │ │ mov r2, r0 │ │ │ │ str r0, [sl, #76] @ 0x4c │ │ │ │ - b 65650 │ │ │ │ + b 680dc │ │ │ │ ldr r3, [sl, #8]! │ │ │ │ cmp r3, #0 │ │ │ │ - beq 654dc │ │ │ │ + beq 67f68 │ │ │ │ ldr r0, [sl, #4] │ │ │ │ - b 65468 │ │ │ │ + b 67ef4 │ │ │ │ ldr r3, [sl, #52] @ 0x34 │ │ │ │ - b 651b4 │ │ │ │ + b 67c40 │ │ │ │ ldr r0, [sl, #4] │ │ │ │ - b 654f0 │ │ │ │ - ldr r5, [pc, #400] @ 65938 │ │ │ │ + b 67f7c │ │ │ │ + ldr r5, [pc, #400] @ 683c4 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [r5, #76] @ 0x4c │ │ │ │ cmp r2, #0 │ │ │ │ ldrne r3, [r5, #80] @ 0x50 │ │ │ │ - bne 651b4 │ │ │ │ + bne 67c40 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 24230 │ │ │ │ - ldr r3, [pc, #372] @ 6593c │ │ │ │ + bl 24168 │ │ │ │ + ldr r3, [pc, #372] @ 683c8 │ │ │ │ add r2, r5, #80 @ 0x50 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1200 @ 0x4b0 │ │ │ │ add r3, r3, #4 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [r5, #56] @ 0x38 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ - bl 24a4c │ │ │ │ - ldr r3, [r5, #80] @ 0x50 │ │ │ │ + bl 24978 │ │ │ │ cmp r0, #0 │ │ │ │ + ldr r3, [r5, #80] @ 0x50 │ │ │ │ mov r2, r0 │ │ │ │ str r0, [r5, #76] @ 0x4c │ │ │ │ - bne 651b4 │ │ │ │ - b 65520 │ │ │ │ + bne 67c40 │ │ │ │ + b 67fac │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ mov r1, sl │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ mov r3, r0 │ │ │ │ - b 653b0 │ │ │ │ - ldr sl, [pc, #292] @ 65940 │ │ │ │ + b 67e3c │ │ │ │ + ldr sl, [pc, #292] @ 683cc │ │ │ │ ldr r4, [sp, #32] │ │ │ │ add sl, pc, sl │ │ │ │ ldr r2, [sl, #92] @ 0x5c │ │ │ │ cmp r2, #0 │ │ │ │ ldrne r3, [sl, #96] @ 0x60 │ │ │ │ - bne 651b4 │ │ │ │ + bne 67c40 │ │ │ │ ldr r0, [sl, #20] │ │ │ │ - bl 24230 │ │ │ │ - ldr r3, [pc, #260] @ 65944 │ │ │ │ + bl 24168 │ │ │ │ + ldr r3, [pc, #260] @ 683d0 │ │ │ │ add r2, sl, #96 @ 0x60 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1776 @ 0x6f0 │ │ │ │ add r3, r3, #4 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sl, #48] @ 0x30 │ │ │ │ ldr r1, [sl, #56] @ 0x38 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ - bl 24a4c │ │ │ │ + bl 24978 │ │ │ │ ldr r3, [sl, #96] @ 0x60 │ │ │ │ mov r2, r0 │ │ │ │ str r0, [sl, #92] @ 0x5c │ │ │ │ - b 65650 │ │ │ │ - eoreq r9, sp, r0, asr #8 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq r7, lr, r8, asr #19 │ │ │ │ - andseq r8, r7, r4, asr #7 │ │ │ │ - andseq r9, r6, r4, lsr #24 │ │ │ │ - andseq r0, r7, ip, lsr #30 │ │ │ │ - eoreq r7, lr, r8, ror #18 │ │ │ │ - eoreq r2, lr, r8, lsl #27 │ │ │ │ - eoreq r7, lr, r8, ror #16 │ │ │ │ - andseq r8, sl, ip, ror #3 │ │ │ │ - eoreq r9, sp, r0, ror r1 │ │ │ │ - mulseq sl, r4, r0 │ │ │ │ - eoreq r7, lr, r0, ror #13 │ │ │ │ - eoreq r7, lr, ip, asr #13 │ │ │ │ - eoreq r7, lr, ip, lsr #13 │ │ │ │ - mlaeq lr, r8, r6, r7 │ │ │ │ - eoreq r7, lr, r8, lsl #13 │ │ │ │ - eoreq r7, lr, r4, ror r6 │ │ │ │ - eoreq r7, lr, r4, ror #12 │ │ │ │ - eoreq r7, lr, r0, asr r6 │ │ │ │ - eoreq r6, ip, r0, lsl #24 │ │ │ │ - eoreq r6, ip, r4, asr #23 │ │ │ │ - eoreq r6, ip, ip, lsl #23 │ │ │ │ - eoreq r6, ip, r4, asr fp │ │ │ │ - andseq r0, r7, r0, lsl fp │ │ │ │ - strdeq r6, [ip], -ip @ │ │ │ │ - andseq r0, r7, r0, lsl #22 │ │ │ │ - mulseq r7, r8, sl │ │ │ │ - @ instruction: 0x00170ad4 │ │ │ │ - @ instruction: 0x00170ad4 │ │ │ │ - andseq r0, r7, r4, asr #21 │ │ │ │ - andseq r0, r7, r4, lsr #21 │ │ │ │ - andseq r0, r7, r8, lsr #21 │ │ │ │ - mulseq r7, r8, sl │ │ │ │ - @ instruction: 0x00170abc │ │ │ │ - eoreq r6, ip, ip, ror #19 │ │ │ │ - andseq r0, r7, r8, lsr #19 │ │ │ │ - eoreq r7, lr, r8, ror #7 │ │ │ │ - mlaeq ip, r4, r9, r6 │ │ │ │ - eoreq r6, ip, r0, ror #18 │ │ │ │ - andseq r0, r7, r8, lsr #18 │ │ │ │ - eoreq r7, lr, r4, asr r3 │ │ │ │ - eoreq r7, lr, r0, asr #6 │ │ │ │ - strdeq r6, [ip], -r0 @ │ │ │ │ - eoreq r7, lr, r8, ror r2 │ │ │ │ - eoreq r6, ip, r0, lsr #16 │ │ │ │ - strhteq r7, [lr], -ip │ │ │ │ - eoreq r6, ip, r4, ror #14 │ │ │ │ - eoreq r7, lr, r0, asr r1 │ │ │ │ - strdeq r6, [ip], -r8 @ │ │ │ │ - ldrdeq r7, [lr], -r4 @ │ │ │ │ - eoreq r6, ip, ip, ror r6 │ │ │ │ - eoreq r7, lr, ip, asr r0 │ │ │ │ - eoreq r6, ip, r4, lsl #12 │ │ │ │ + b 680dc │ │ │ │ + eoreq r6, pc, r8, asr #19 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eorseq r4, r0, r8, ror #30 │ │ │ │ + mulseq r8, r4, fp │ │ │ │ + @ instruction: 0x001793f4 │ │ │ │ + andseq r0, r8, r0, lsl #14 │ │ │ │ + eorseq r4, r0, ip, ror #29 │ │ │ │ + eorseq r0, r0, r0, lsl r3 │ │ │ │ + eorseq r4, r0, r0, ror #27 │ │ │ │ + @ instruction: 0x001b79b8 │ │ │ │ + eoreq r6, pc, r8, lsl #14 │ │ │ │ + andseq r7, fp, r8, asr r8 │ │ │ │ + eorseq r4, r0, r4, asr ip │ │ │ │ + eorseq r4, r0, r0, asr #24 │ │ │ │ + eorseq r4, r0, r0, lsr #24 │ │ │ │ + eorseq r4, r0, ip, lsl #24 │ │ │ │ + ldrshteq r4, [r0], -ip │ │ │ │ + eorseq r4, r0, r8, ror #23 │ │ │ │ + ldrsbteq r4, [r0], -r8 │ │ │ │ + eorseq r4, r0, r4, asr #23 │ │ │ │ + eoreq r4, lr, r4, lsl #3 │ │ │ │ + eoreq r4, lr, r8, asr #2 │ │ │ │ + eoreq r4, lr, r0, lsl r1 │ │ │ │ + ldrdeq r4, [lr], -r8 @ │ │ │ │ + mulseq r8, r0, r2 │ │ │ │ + andseq r0, r8, r4, asr #5 │ │ │ │ + eoreq r4, lr, r4, lsl #1 │ │ │ │ + @ instruction: 0x001802b0 │ │ │ │ + andseq r0, r8, r8, lsl #5 │ │ │ │ + andseq r0, r8, ip, lsl #5 │ │ │ │ + andseq r0, r8, r0, lsl #5 │ │ │ │ + andseq r0, r8, r4, ror #4 │ │ │ │ + andseq r0, r8, r8, ror #4 │ │ │ │ + andseq r0, r8, ip, asr r2 │ │ │ │ + andseq r0, r8, r0, lsl #5 │ │ │ │ + eoreq r3, lr, r0, ror pc │ │ │ │ + andseq r0, r8, ip, ror #2 │ │ │ │ + eorseq r4, r0, ip, asr r9 │ │ │ │ + eoreq r3, lr, r8, lsl pc │ │ │ │ + eoreq r3, lr, r4, ror #29 │ │ │ │ + andseq r0, r8, ip, ror #1 │ │ │ │ + eorseq r4, r0, r8, asr #17 │ │ │ │ + ldrhteq r4, [r0], -r4 │ │ │ │ + eoreq r3, lr, r4, ror lr │ │ │ │ + eorseq r4, r0, ip, ror #15 │ │ │ │ + eoreq r3, lr, r4, lsr #27 │ │ │ │ + eorseq r4, r0, r0, lsr r7 │ │ │ │ + eoreq r3, lr, r8, ror #25 │ │ │ │ + eorseq r4, r0, r4, asr #13 │ │ │ │ + eoreq r3, lr, ip, ror ip │ │ │ │ + eorseq r4, r0, r8, asr #12 │ │ │ │ + eoreq r3, lr, r0, lsl #24 │ │ │ │ + ldrsbteq r4, [r0], -r0 │ │ │ │ + eoreq r3, lr, r8, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - ldr r3, [pc, #40] @ 65988 │ │ │ │ + ldr r3, [pc, #48] @ 68420 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ cmp r2, #0 │ │ │ │ ldrne r2, [r3, #16] │ │ │ │ strne r2, [r3, #12] │ │ │ │ - ldr r3, [pc, #20] @ 6598c │ │ │ │ + ldr r3, [pc, #28] @ 68424 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #20] │ │ │ │ - bl 22850 │ │ │ │ + bl 227ac │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ mov r0, #1 │ │ │ │ - pop {r4, pc} │ │ │ │ - eoreq r6, lr, ip, lsl pc │ │ │ │ - eoreq r6, lr, r4, lsl #30 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + eorseq r4, r0, ip, lsl #9 │ │ │ │ + eorseq r4, r0, r4, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r0, [pc, #120] @ 65a20 │ │ │ │ + ldr r0, [pc, #132] @ 684cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 21f80 │ │ │ │ - ldr r3, [pc, #112] @ 65a24 │ │ │ │ + bl 21ee8 │ │ │ │ + ldr r3, [pc, #124] @ 684d0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 659d4 │ │ │ │ - ldr r3, [pc, #92] @ 65a28 │ │ │ │ + beq 68474 │ │ │ │ + ldr r3, [pc, #104] @ 684d4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #24] │ │ │ │ - bl 64e68 │ │ │ │ - bl 24e30 │ │ │ │ + bl 678d0 │ │ │ │ + bl 24d5c │ │ │ │ mov r5, r0 │ │ │ │ - bl 2393c │ │ │ │ + bl 23874 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - ldr r5, [pc, #60] @ 65a2c │ │ │ │ - bl 24c8c │ │ │ │ + ldr r5, [pc, #72] @ 684d8 │ │ │ │ + bl 24bb8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r5, #116] @ 0x74 │ │ │ │ - bl 72eb8 │ │ │ │ + bl 75f88 │ │ │ │ mov r1, r4 │ │ │ │ - bl 24260 │ │ │ │ + bl 24198 │ │ │ │ mov r0, r4 │ │ │ │ - bl 219a4 │ │ │ │ - ldr r3, [pc, #28] @ 65a30 │ │ │ │ + bl 2190c │ │ │ │ + ldr r3, [pc, #40] @ 684dc │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str r3, [r5] │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - andseq r9, r6, r4, asr r1 │ │ │ │ - eoreq r2, lr, r4, asr #6 │ │ │ │ - strhteq r6, [lr], -r0 │ │ │ │ - eoreq r6, lr, r8, lsl #29 │ │ │ │ - eoreq r2, lr, r4, ror #5 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + andseq r8, r7, r4, lsl #18 │ │ │ │ + eoreq pc, pc, r4, lsr #17 │ │ │ │ + eorseq r4, r0, r0, lsl r4 │ │ │ │ + eorseq r4, r0, r8, ror #7 │ │ │ │ + eoreq pc, pc, r0, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, lr} │ │ │ │ + strd r4, [sp, #-12]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #8] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r4, [pc, #84] @ 65aa0 │ │ │ │ + ldr r4, [pc, #92] @ 68558 │ │ │ │ sub sp, sp, #12 │ │ │ │ + ldr r5, [pc, #88] @ 6855c │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4, #120] @ 0x78 │ │ │ │ - ldr r5, [pc, #72] @ 65aa4 │ │ │ │ - bl 2174c │ │ │ │ - ldr r3, [pc, #68] @ 65aa8 │ │ │ │ + bl 216b4 │ │ │ │ + ldr r3, [pc, #76] @ 68560 │ │ │ │ add r5, pc, r5 │ │ │ │ - ldr r3, [r5, r3] │ │ │ │ + mov r2, #0 │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ + ldr r3, [r5, r3] │ │ │ │ mov r1, r3 │ │ │ │ - mov r2, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 25214 │ │ │ │ + bl 25140 │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ - bl 24ea8 │ │ │ │ + bl 24dd4 │ │ │ │ + ldr r0, [r4, #20] │ │ │ │ mov r3, #0 │ │ │ │ add r1, r4, #20 │ │ │ │ - ldr r0, [r4, #20] │ │ │ │ str r3, [r4, #124] @ 0x7c │ │ │ │ add sp, sp, #12 │ │ │ │ - pop {r4, r5, lr} │ │ │ │ - b 248d8 │ │ │ │ - eoreq r6, lr, ip, lsr #28 │ │ │ │ - eoreq r8, sp, r0, ror #16 │ │ │ │ - andeq r1, r0, r4, asr #11 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr lr, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + b 24804 │ │ │ │ + eorseq r4, r0, r8, ror r3 │ │ │ │ + eoreq r5, pc, r0, asr #27 │ │ │ │ + @ instruction: 0x000015b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ + ldr r5, [pc, #112] @ 685f4 │ │ │ │ mov r0, r1 │ │ │ │ - bl 72eb8 │ │ │ │ - bl 246b0 │ │ │ │ - ldr r5, [pc, #72] @ 65b18 │ │ │ │ - add r5, pc, r5 │ │ │ │ + bl 75f88 │ │ │ │ + bl 245e8 │ │ │ │ + mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ - mov r1, r4 │ │ │ │ + add r5, pc, r5 │ │ │ │ ldr r0, [r5, #120] @ 0x78 │ │ │ │ - bl 252f8 │ │ │ │ + bl 25224 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r0, r4 │ │ │ │ - bl 21f80 │ │ │ │ + bl 21ee8 │ │ │ │ cmn r0, #1 │ │ │ │ - popeq {r4, r5, r6, pc} │ │ │ │ - ldr r3, [pc, #32] @ 65b1c │ │ │ │ + bne 685c4 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r3, [pc, #44] @ 685f8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - popeq {r4, r5, r6, pc} │ │ │ │ + beq 685b4 │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ ldr r0, [r5, #24] │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - b 64e68 │ │ │ │ - eoreq r6, lr, ip, lsr #27 │ │ │ │ - strdeq r2, [lr], -ip @ │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #16 │ │ │ │ + b 678d0 │ │ │ │ + eorseq r4, r0, r4, ror #5 │ │ │ │ + eoreq pc, pc, ip, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, r1 │ │ │ │ - bl 72eb8 │ │ │ │ - bl 246b0 │ │ │ │ - ldr r2, [pc, #788] @ 65e58 │ │ │ │ - ldr r3, [pc, #788] @ 65e5c │ │ │ │ + bl 75f88 │ │ │ │ + bl 245e8 │ │ │ │ + ldr r2, [pc, #820] @ 68960 │ │ │ │ + mov r4, r0 │ │ │ │ + ldr r3, [pc, #816] @ 68964 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [r2, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r4, r0 │ │ │ │ cmp r5, #4 │ │ │ │ - bhi 65b68 │ │ │ │ + bhi 68650 │ │ │ │ ldrb r3, [r3, r5] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop {0} │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r6, [pc, #748] @ 65e60 │ │ │ │ - ldr r1, [pc, #748] @ 65e64 │ │ │ │ - ldr r7, [pc, #748] @ 65e68 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r6, [pc, #764] @ 68968 │ │ │ │ + mov r5, #0 │ │ │ │ + ldr r1, [pc, #760] @ 6896c │ │ │ │ + ldr r7, [pc, #760] @ 68970 │ │ │ │ add r6, pc, r6 │ │ │ │ + add r6, r6, #2336 @ 0x920 │ │ │ │ add r1, pc, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r5, #0 │ │ │ │ - add r6, r6, #2336 @ 0x920 │ │ │ │ - b 65ba0 │ │ │ │ + b 68698 │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r1, [r6, r5, lsl #3] │ │ │ │ cmp r1, #0 │ │ │ │ - beq 65e48 │ │ │ │ + beq 68950 │ │ │ │ mov r2, #5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - bne 65b90 │ │ │ │ - ldr r3, [pc, #676] @ 65e6c │ │ │ │ - ldr r1, [pc, #676] @ 65e70 │ │ │ │ - ldr r2, [pc, #676] @ 65e74 │ │ │ │ + bne 68688 │ │ │ │ + ldr r3, [pc, #692] @ 68974 │ │ │ │ + ldr r2, [pc, #692] @ 68978 │ │ │ │ + ldr r1, [pc, #692] @ 6897c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r5, lsl #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r3, [r3, #2340] @ 0x924 │ │ │ │ add r1, pc, r1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r1] │ │ │ │ - str r5, [r2, #16] │ │ │ │ - b 65de8 │ │ │ │ - ldr r6, [pc, #644] @ 65e78 │ │ │ │ - ldr r1, [pc, #644] @ 65e7c │ │ │ │ - ldr r7, [pc, #644] @ 65e80 │ │ │ │ + str r5, [r1, #16] │ │ │ │ + str r3, [r2] │ │ │ │ + b 688e0 │ │ │ │ + ldr r6, [pc, #660] @ 68980 │ │ │ │ + mov r5, #0 │ │ │ │ + ldr r1, [pc, #656] @ 68984 │ │ │ │ + ldr r7, [pc, #656] @ 68988 │ │ │ │ add r6, pc, r6 │ │ │ │ + add r6, r6, #2832 @ 0xb10 │ │ │ │ add r1, pc, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r5, #0 │ │ │ │ - add r6, r6, #2832 @ 0xb10 │ │ │ │ - b 65c20 │ │ │ │ + b 68718 │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r1, [r6, r5, lsl #3] │ │ │ │ cmp r1, #0 │ │ │ │ - beq 65e38 │ │ │ │ + beq 68940 │ │ │ │ mov r2, #5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - bne 65c10 │ │ │ │ - ldr r3, [pc, #572] @ 65e84 │ │ │ │ - ldr r1, [pc, #572] @ 65e88 │ │ │ │ - ldr r2, [pc, #572] @ 65e8c │ │ │ │ + bne 68708 │ │ │ │ + ldr r3, [pc, #588] @ 6898c │ │ │ │ + ldr r2, [pc, #588] @ 68990 │ │ │ │ + ldr r1, [pc, #588] @ 68994 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r5, lsl #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r3, [r3, #2836] @ 0xb14 │ │ │ │ add r1, pc, r1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r1] │ │ │ │ - str r5, [r2, #12] │ │ │ │ - b 65de8 │ │ │ │ - ldr r6, [pc, #540] @ 65e90 │ │ │ │ - ldr r1, [pc, #540] @ 65e94 │ │ │ │ - ldr r7, [pc, #540] @ 65e98 │ │ │ │ + str r5, [r1, #12] │ │ │ │ + str r3, [r2] │ │ │ │ + b 688e0 │ │ │ │ + ldr r6, [pc, #556] @ 68998 │ │ │ │ + mov r5, #0 │ │ │ │ + ldr r1, [pc, #552] @ 6899c │ │ │ │ + ldr r7, [pc, #552] @ 689a0 │ │ │ │ add r6, pc, r6 │ │ │ │ add r6, r6, #2752 @ 0xac0 │ │ │ │ add r1, pc, r1 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, #0 │ │ │ │ add r6, r6, #8 │ │ │ │ - b 65ca4 │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 6879c │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r1, [r6, r5, lsl #3] │ │ │ │ cmp r1, #0 │ │ │ │ - beq 65e28 │ │ │ │ + beq 68930 │ │ │ │ mov r2, #5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - bne 65c94 │ │ │ │ - ldr r3, [pc, #464] @ 65e9c │ │ │ │ - ldr r1, [pc, #464] @ 65ea0 │ │ │ │ - ldr r2, [pc, #464] @ 65ea4 │ │ │ │ + bne 6878c │ │ │ │ + ldr r3, [pc, #480] @ 689a4 │ │ │ │ + ldr r2, [pc, #480] @ 689a8 │ │ │ │ + ldr r1, [pc, #480] @ 689ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r5, lsl #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r3, [r3, #2764] @ 0xacc │ │ │ │ add r1, pc, r1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r1] │ │ │ │ - str r5, [r2, #8] │ │ │ │ - b 65de8 │ │ │ │ - ldr r6, [pc, #432] @ 65ea8 │ │ │ │ - ldr r1, [pc, #432] @ 65eac │ │ │ │ - ldr r7, [pc, #432] @ 65eb0 │ │ │ │ + str r5, [r1, #8] │ │ │ │ + str r3, [r2] │ │ │ │ + b 688e0 │ │ │ │ + ldr r6, [pc, #448] @ 689b0 │ │ │ │ + mov r5, #0 │ │ │ │ + ldr r1, [pc, #444] @ 689b4 │ │ │ │ + ldr r7, [pc, #444] @ 689b8 │ │ │ │ add r6, pc, r6 │ │ │ │ add r6, r6, #2224 @ 0x8b0 │ │ │ │ add r1, pc, r1 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, #0 │ │ │ │ add r6, r6, #8 │ │ │ │ - b 65d28 │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 68820 │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r1, [r6, r5, lsl #3] │ │ │ │ cmp r1, #0 │ │ │ │ - beq 65e18 │ │ │ │ + beq 68920 │ │ │ │ mov r2, #5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - bne 65d18 │ │ │ │ - ldr r3, [pc, #356] @ 65eb4 │ │ │ │ - ldr r1, [pc, #356] @ 65eb8 │ │ │ │ - ldr r2, [pc, #356] @ 65ebc │ │ │ │ + bne 68810 │ │ │ │ + ldr r3, [pc, #372] @ 689bc │ │ │ │ + ldr r2, [pc, #372] @ 689c0 │ │ │ │ + ldr r1, [pc, #372] @ 689c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r5, lsl #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r3, [r3, #2236] @ 0x8bc │ │ │ │ add r1, pc, r1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r1] │ │ │ │ - str r5, [r2, #4] │ │ │ │ - b 65de8 │ │ │ │ - ldr r1, [pc, #324] @ 65ec0 │ │ │ │ - ldr r6, [pc, #324] @ 65ec4 │ │ │ │ - ldr r7, [pc, #324] @ 65ec8 │ │ │ │ + str r5, [r1, #4] │ │ │ │ + str r3, [r2] │ │ │ │ + b 688e0 │ │ │ │ + ldr r1, [pc, #340] @ 689c8 │ │ │ │ + ldr r6, [pc, #340] @ 689cc │ │ │ │ + ldr r7, [pc, #340] @ 689d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r6, pc, r6 │ │ │ │ add r7, pc, r7 │ │ │ │ - b 65da0 │ │ │ │ + b 68898 │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r1, [r7, r5, lsl #3] │ │ │ │ cmp r1, #0 │ │ │ │ - beq 65e08 │ │ │ │ + beq 68910 │ │ │ │ mov r2, #5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - bne 65d90 │ │ │ │ - ldr r3, [pc, #260] @ 65ecc │ │ │ │ - ldr r1, [pc, #260] @ 65ed0 │ │ │ │ - ldr r2, [pc, #260] @ 65ed4 │ │ │ │ + bne 68888 │ │ │ │ + ldr r3, [pc, #276] @ 689d4 │ │ │ │ + ldr r2, [pc, #276] @ 689d8 │ │ │ │ + ldr r1, [pc, #276] @ 689dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r5, lsl #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r1] │ │ │ │ - str r5, [r2] │ │ │ │ + str r5, [r1] │ │ │ │ + str r3, [r2] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r3, [pc, #220] @ 65ed8 │ │ │ │ - pop {r4, r5, r6, r7, r8, lr} │ │ │ │ + beq 68650 │ │ │ │ + ldr r3, [pc, #236] @ 689e0 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + ldr lr, [sp, #20] │ │ │ │ + add sp, sp, #24 │ │ │ │ ldr r0, [r3, #24] │ │ │ │ - b 64e68 │ │ │ │ - ldr r3, [pc, #204] @ 65edc │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - b 65de8 │ │ │ │ - ldr r3, [pc, #192] @ 65ee0 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - b 65de8 │ │ │ │ - ldr r3, [pc, #180] @ 65ee4 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - b 65de8 │ │ │ │ - ldr r3, [pc, #168] @ 65ee8 │ │ │ │ + b 678d0 │ │ │ │ + ldr r3, [pc, #204] @ 689e4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ - b 65de8 │ │ │ │ - ldr r3, [pc, #156] @ 65eec │ │ │ │ + b 688e0 │ │ │ │ + ldr r3, [pc, #192] @ 689e8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ - b 65de8 │ │ │ │ - eoreq r6, lr, r4, lsr sp │ │ │ │ - andseq r7, sl, r8, asr #13 │ │ │ │ - eoreq r6, ip, ip, asr #5 │ │ │ │ - andseq r0, r7, r0, asr #6 │ │ │ │ - @ instruction: 0x0016e3d8 │ │ │ │ - eoreq r6, ip, r8, ror r2 │ │ │ │ - eoreq r2, lr, ip, lsl r1 │ │ │ │ - eoreq r2, lr, r4, lsl #2 │ │ │ │ - eoreq r6, ip, ip, asr #4 │ │ │ │ - andseq r0, r7, r8, lsr #5 │ │ │ │ - andseq lr, r6, r8, asr r3 │ │ │ │ - strdeq r6, [ip], -r8 @ │ │ │ │ - mlaeq lr, ip, r0, r2 │ │ │ │ - eoreq r2, lr, r4, lsl #1 │ │ │ │ - eoreq r6, ip, ip, asr #3 │ │ │ │ - andseq r0, r7, r0, lsl #4 │ │ │ │ - @ instruction: 0x0016e2d4 │ │ │ │ - eoreq r6, ip, r4, ror r1 │ │ │ │ - eoreq r2, lr, r8, lsl r0 │ │ │ │ - eoreq r2, lr, r0 │ │ │ │ - eoreq r6, ip, r8, asr #2 │ │ │ │ - andseq r0, r7, ip, ror #2 │ │ │ │ - andseq lr, r6, r0, asr r2 │ │ │ │ - strdeq r6, [ip], -r0 @ │ │ │ │ - mlaeq lr, r4, pc, r1 @ │ │ │ │ - eoreq r1, lr, ip, ror pc │ │ │ │ - andseq r0, r7, r0, lsl #1 │ │ │ │ - @ instruction: 0x0016e1d4 │ │ │ │ - strhteq r6, [ip], -ip │ │ │ │ - eoreq r6, ip, r8, ror r0 │ │ │ │ - eoreq r1, lr, ip, lsl pc │ │ │ │ - eoreq r1, lr, r4, lsl #30 │ │ │ │ - eoreq r6, lr, ip, ror sl │ │ │ │ - eoreq r1, lr, r8, ror #29 │ │ │ │ - ldrdeq r1, [lr], -r8 @ │ │ │ │ - eoreq r1, lr, r8, asr #29 │ │ │ │ - strhteq r1, [lr], -r8 │ │ │ │ - eoreq r1, lr, r8, lsr #29 │ │ │ │ + b 688e0 │ │ │ │ + ldr r3, [pc, #180] @ 689ec │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + b 688e0 │ │ │ │ + ldr r3, [pc, #168] @ 689f0 │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + b 688e0 │ │ │ │ + ldr r3, [pc, #156] @ 689f4 │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + b 688e0 │ │ │ │ + eorseq r4, r0, r8, asr #4 │ │ │ │ + andseq r6, fp, ip, lsr #28 │ │ │ │ + eoreq r3, lr, r0, ror #15 │ │ │ │ + mulseq r7, r0, sl │ │ │ │ + andseq sp, r7, r8, lsr #22 │ │ │ │ + mlaeq lr, r0, r7, r3 │ │ │ │ + eoreq pc, pc, r8, lsr #12 │ │ │ │ + eoreq pc, pc, ip, lsl #12 │ │ │ │ + eoreq r3, lr, r0, ror #14 │ │ │ │ + @ instruction: 0x0017f9f8 │ │ │ │ + andseq sp, r7, r8, lsr #21 │ │ │ │ + eoreq r3, lr, r0, lsl r7 │ │ │ │ + eoreq pc, pc, r8, lsr #11 │ │ │ │ + eoreq pc, pc, ip, lsl #11 │ │ │ │ + eoreq r3, lr, r0, ror #13 │ │ │ │ + andseq pc, r7, r4, asr r9 @ │ │ │ │ + andseq sp, r7, r4, lsr #20 │ │ │ │ + eoreq r3, lr, ip, lsl #13 │ │ │ │ + eoreq pc, pc, r4, lsr #10 │ │ │ │ + eoreq pc, pc, r8, lsl #10 │ │ │ │ + eoreq r3, lr, ip, asr r6 │ │ │ │ + andseq pc, r7, r0, asr #17 │ │ │ │ + andseq sp, r7, r0, lsr #19 │ │ │ │ + eoreq r3, lr, r8, lsl #12 │ │ │ │ + eoreq pc, pc, r0, lsr #9 │ │ │ │ + eoreq pc, pc, r4, lsl #9 │ │ │ │ + @ instruction: 0x0017f7d8 │ │ │ │ + andseq sp, r7, ip, lsr #18 │ │ │ │ + ldrdeq r3, [lr], -r4 @ │ │ │ │ + mlaeq lr, r0, r5, r3 │ │ │ │ + eoreq pc, pc, r8, lsr #8 │ │ │ │ + eoreq pc, pc, ip, lsl #8 │ │ │ │ + eorseq r3, r0, r0, lsl #31 │ │ │ │ + eoreq pc, pc, r0, ror #7 │ │ │ │ + ldrdeq pc, [pc], -r0 @ │ │ │ │ + eoreq pc, pc, r0, asr #7 │ │ │ │ + strhteq pc, [pc], -r0 @ │ │ │ │ + eoreq pc, pc, r0, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r3, [pc, #1008] @ 662f8 │ │ │ │ - ldr r4, [pc, #1008] @ 662fc │ │ │ │ + ldr r3, [pc, #1036] @ 68e24 │ │ │ │ + ldr r4, [pc, #1036] @ 68e28 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3] │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 66100 │ │ │ │ - bl 21f80 │ │ │ │ + beq 68c28 │ │ │ │ + bl 21ee8 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 65f58 │ │ │ │ - bl 24e30 │ │ │ │ - ldr r2, [pc, #972] @ 66300 │ │ │ │ - ldr r3, [pc, #972] @ 66304 │ │ │ │ + beq 68a68 │ │ │ │ + bl 24d5c │ │ │ │ + ldr r2, [pc, #1000] @ 68e2c │ │ │ │ + mov r5, r0 │ │ │ │ + ldr r3, [pc, #996] @ 68e30 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r2, [r2, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r5, r0 │ │ │ │ cmp r2, #4 │ │ │ │ - bhi 66070 │ │ │ │ + bhi 68b8c │ │ │ │ ldrb r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop {0} │ │ │ │ - ldr r3, [pc, #936] @ 66308 │ │ │ │ + ldr r3, [pc, #964] @ 68e34 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 6611c │ │ │ │ - bl 24e30 │ │ │ │ + bne 68c48 │ │ │ │ + bl 24d5c │ │ │ │ mov r5, r0 │ │ │ │ - bl 2393c │ │ │ │ + bl 23874 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - ldr r5, [pc, #896] @ 6630c │ │ │ │ - bl 24c8c │ │ │ │ + ldr r5, [pc, #924] @ 68e38 │ │ │ │ + bl 24bb8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r5, #116] @ 0x74 │ │ │ │ - bl 72eb8 │ │ │ │ + bl 75f88 │ │ │ │ mov r1, r4 │ │ │ │ - bl 24260 │ │ │ │ + bl 24198 │ │ │ │ mov r0, r4 │ │ │ │ - bl 219a4 │ │ │ │ + bl 2190c │ │ │ │ ldr r0, [r5, #24] │ │ │ │ - bl 23690 │ │ │ │ - ldr r3, [pc, #856] @ 66310 │ │ │ │ + bl 235d4 │ │ │ │ + ldr r3, [pc, #884] @ 68e3c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str r3, [r5] │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - ldr r2, [pc, #840] @ 66314 │ │ │ │ - ldr r3, [pc, #840] @ 66318 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r2, [pc, #856] @ 68e40 │ │ │ │ + ldr r3, [pc, #856] @ 68e44 │ │ │ │ + ldr r1, [pc, #856] @ 68e48 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r2, [r2] │ │ │ │ - ldr r1, [pc, #832] @ 6631c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r0, [r3, r2, lsl #3] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + ldr r0, [r3, r2, lsl #3] │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - bne 662ec │ │ │ │ + bne 68e18 │ │ │ │ mov r2, #6 │ │ │ │ - ldr r6, [pc, #804] @ 66320 │ │ │ │ + ldr r6, [pc, #820] @ 68e4c │ │ │ │ mov r0, r5 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [r6] │ │ │ │ - bl 7b384 │ │ │ │ - ldr r1, [pc, #788] @ 66324 │ │ │ │ - ldr r2, [r6] │ │ │ │ - add r1, pc, r1 │ │ │ │ + bl 7e9d8 │ │ │ │ + ldr r1, [pc, #804] @ 68e50 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 22fac │ │ │ │ + ldr r2, [r6] │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 22f08 │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 66048 │ │ │ │ + beq 68b64 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #13 │ │ │ │ - bl 5f55c │ │ │ │ + bl 61b8c │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5fd7c │ │ │ │ + bl 62430 │ │ │ │ mov r0, r6 │ │ │ │ - bl 219a4 │ │ │ │ - ldr r3, [pc, #728] @ 66328 │ │ │ │ - mov r0, #2 │ │ │ │ - ldr r1, [r4, r3] │ │ │ │ - ldr r3, [pc, #720] @ 6632c │ │ │ │ - str r0, [r1, #1148] @ 0x47c │ │ │ │ - ldr r3, [r4, r3] │ │ │ │ - mov r2, #0 │ │ │ │ + bl 2190c │ │ │ │ + ldr r2, [pc, #744] @ 68e54 │ │ │ │ + mov r1, #2 │ │ │ │ mov r0, r5 │ │ │ │ + ldr r3, [pc, #736] @ 68e58 │ │ │ │ + ldr r2, [r4, r2] │ │ │ │ + str r1, [r2, #1148] @ 0x47c │ │ │ │ + mov r2, #0 │ │ │ │ + ldr r3, [r4, r3] │ │ │ │ str r2, [r3] │ │ │ │ - bl 64a3c │ │ │ │ + bl 67428 │ │ │ │ mov r6, #1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 24c8c │ │ │ │ - ldr r3, [pc, #684] @ 66330 │ │ │ │ - ldr r5, [pc, #684] @ 66334 │ │ │ │ + ldr r5, [pc, #704] @ 68e5c │ │ │ │ + bl 24bb8 │ │ │ │ + ldr r3, [pc, #700] @ 68e60 │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ - add r5, pc, r5 │ │ │ │ cmp r2, #0 │ │ │ │ ldrne r2, [r3, #16] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ strne r2, [r3, #12] │ │ │ │ - bl 22850 │ │ │ │ + bl 227ac │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ cmp r3, #3 │ │ │ │ - popeq {r4, r5, r6, pc} │ │ │ │ - ldr r3, [pc, #640] @ 66338 │ │ │ │ + beq 68ad0 │ │ │ │ + ldr r3, [pc, #656] @ 68e64 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ - beq 66110 │ │ │ │ + beq 68c3c │ │ │ │ mov r2, #0 │ │ │ │ - vldr s0, [pc, #548] @ 662f4 │ │ │ │ + vldr s0, [pc, #564] @ 68e20 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [r3] │ │ │ │ - bl 7b684 │ │ │ │ - ldr r3, [pc, #604] @ 6633c │ │ │ │ + bl 7ed4c │ │ │ │ + ldr r3, [pc, #620] @ 68e68 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #40] @ 0x28 │ │ │ │ cmp r3, #1 │ │ │ │ - popne {r4, r5, r6, pc} │ │ │ │ - ldr r3, [pc, #564] @ 66328 │ │ │ │ + bne 68ad0 │ │ │ │ + ldr r3, [pc, #580] @ 68e54 │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #16 │ │ │ │ ldr r0, [r3, #1084] @ 0x43c │ │ │ │ - b 764b0 │ │ │ │ - ldr r0, [pc, #568] @ 66340 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3] │ │ │ │ - b 65f1c │ │ │ │ + b 79758 │ │ │ │ + ldr r2, [pc, #572] @ 68e6c │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r0, r2 │ │ │ │ + str r2, [r3] │ │ │ │ + b 68a2c │ │ │ │ mov r0, #9 │ │ │ │ - bl 74014 │ │ │ │ - b 660d8 │ │ │ │ - ldr r3, [pc, #544] @ 66344 │ │ │ │ + bl 77250 │ │ │ │ + b 68bf4 │ │ │ │ + ldr r3, [pc, #544] @ 68e70 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #24] │ │ │ │ - bl 64e68 │ │ │ │ - b 65f70 │ │ │ │ - ldr r2, [pc, #496] @ 66328 │ │ │ │ - ldr r3, [pc, #524] @ 66348 │ │ │ │ + bl 678d0 │ │ │ │ + b 68a80 │ │ │ │ + ldr r2, [pc, #496] @ 68e54 │ │ │ │ + mov r1, r0 │ │ │ │ + ldr r3, [pc, #520] @ 68e74 │ │ │ │ ldr r0, [r4, r2] │ │ │ │ add r3, pc, r3 │ │ │ │ - add r0, r0, #1072 @ 0x430 │ │ │ │ ldr r2, [r3] │ │ │ │ - mov r1, r5 │ │ │ │ + add r0, r0, #1072 @ 0x430 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 60224 │ │ │ │ - b 66070 │ │ │ │ - ldr r2, [pc, #456] @ 66328 │ │ │ │ - ldr r3, [pc, #488] @ 6634c │ │ │ │ + bl 62948 │ │ │ │ + b 68b8c │ │ │ │ + ldr r2, [pc, #456] @ 68e54 │ │ │ │ + mov r1, r0 │ │ │ │ + ldr r3, [pc, #484] @ 68e78 │ │ │ │ ldr r0, [r4, r2] │ │ │ │ add r3, pc, r3 │ │ │ │ - add r0, r0, #1072 @ 0x430 │ │ │ │ ldr r2, [r3] │ │ │ │ - mov r1, r5 │ │ │ │ + add r0, r0, #1072 @ 0x430 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 60224 │ │ │ │ - b 66070 │ │ │ │ - ldr r2, [pc, #456] @ 66350 │ │ │ │ - ldr r3, [pc, #456] @ 66354 │ │ │ │ + bl 62948 │ │ │ │ + b 68b8c │ │ │ │ + ldr r2, [pc, #456] @ 68e7c │ │ │ │ + mov r1, r0 │ │ │ │ + ldr r3, [pc, #452] @ 68e80 │ │ │ │ ldr r6, [r4, r2] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3] │ │ │ │ - mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 60224 │ │ │ │ - vldr s0, [pc, #332] @ 662f4 │ │ │ │ + bl 62948 │ │ │ │ + vldr s0, [pc, #332] @ 68e20 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 73a94 │ │ │ │ - ldr r3, [pc, #416] @ 66358 │ │ │ │ + bl 76c74 │ │ │ │ + ldr r3, [pc, #416] @ 68e84 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 66070 │ │ │ │ - ldr r3, [pc, #400] @ 6635c │ │ │ │ + beq 68b8c │ │ │ │ + ldr r3, [pc, #400] @ 68e88 │ │ │ │ ldr r1, [r6] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 24260 │ │ │ │ - b 66070 │ │ │ │ - ldr r2, [pc, #380] @ 66360 │ │ │ │ - ldr r3, [pc, #380] @ 66364 │ │ │ │ + bl 24198 │ │ │ │ + b 68b8c │ │ │ │ + ldr r2, [pc, #380] @ 68e8c │ │ │ │ + ldr r3, [pc, #380] @ 68e90 │ │ │ │ + ldr r1, [pc, #380] @ 68e94 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r2, [r2, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r3, r3, r2, lsl #3 │ │ │ │ ldr r6, [r3, #2336] @ 0x920 │ │ │ │ - ldr r1, [pc, #360] @ 66368 │ │ │ │ mov r0, r6 │ │ │ │ - add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - beq 662dc │ │ │ │ - ldr r1, [pc, #340] @ 6636c │ │ │ │ + beq 68e08 │ │ │ │ + ldr r1, [pc, #340] @ 68e98 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ moveq r6, #12 │ │ │ │ - beq 6629c │ │ │ │ - ldr r1, [pc, #316] @ 66370 │ │ │ │ + beq 68dc8 │ │ │ │ + ldr r1, [pc, #316] @ 68e9c │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ moveq r6, #13 │ │ │ │ - beq 6629c │ │ │ │ - ldr r1, [pc, #292] @ 66374 │ │ │ │ + beq 68dc8 │ │ │ │ + ldr r1, [pc, #292] @ 68ea0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ movne r6, #1 │ │ │ │ - bne 6629c │ │ │ │ - ldr r6, [pc, #268] @ 66378 │ │ │ │ + bne 68dc8 │ │ │ │ + ldr r6, [pc, #268] @ 68ea4 │ │ │ │ mov r1, #46 @ 0x2e │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r0, [r6] │ │ │ │ - bl 2252c │ │ │ │ - ldr r1, [pc, #252] @ 6637c │ │ │ │ + bl 22488 │ │ │ │ + ldr r1, [pc, #252] @ 68ea8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 60184 │ │ │ │ + bl 62890 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 66298 │ │ │ │ - ldr r3, [pc, #236] @ 66380 │ │ │ │ + bne 68dc4 │ │ │ │ + ldr r3, [pc, #236] @ 68eac │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r6] │ │ │ │ mov r6, #14 │ │ │ │ - bl 7b40c │ │ │ │ - ldr r3, [pc, #128] @ 66328 │ │ │ │ - ldr r2, [pc, #216] @ 66384 │ │ │ │ - ldr r0, [r4, r3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r2, [r2] │ │ │ │ - add r0, r0, #1088 @ 0x440 │ │ │ │ + bl 7ea80 │ │ │ │ + ldr r2, [pc, #128] @ 68e54 │ │ │ │ mov r1, r5 │ │ │ │ - bl 60224 │ │ │ │ + ldr r3, [pc, #212] @ 68eb0 │ │ │ │ + ldr r0, [r4, r2] │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r3] │ │ │ │ + add r0, r0, #1088 @ 0x440 │ │ │ │ + bl 62948 │ │ │ │ mov r0, r5 │ │ │ │ - bl 64a3c │ │ │ │ - ldr r3, [pc, #104] @ 66338 │ │ │ │ + bl 67428 │ │ │ │ + ldr r3, [pc, #104] @ 68e64 │ │ │ │ mov r2, #1 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r2, [r3] │ │ │ │ - b 66074 │ │ │ │ - ldr r3, [pc, #84] @ 66338 │ │ │ │ + b 68b90 │ │ │ │ + ldr r3, [pc, #84] @ 68e64 │ │ │ │ mov r2, #1 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r2, [r3] │ │ │ │ mov r2, #0 │ │ │ │ - b 65ff4 │ │ │ │ + b 68b10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - eoreq r6, lr, r0, ror r9 │ │ │ │ - strhteq r8, [sp], -r0 │ │ │ │ - eoreq r6, lr, r4, asr #18 │ │ │ │ - @ instruction: 0x001a72dd │ │ │ │ - mlaeq lr, r8, sp, r1 │ │ │ │ - eoreq r6, lr, ip, ror #17 │ │ │ │ - eoreq r1, lr, r0, asr #26 │ │ │ │ - eoreq r1, lr, r4, lsl sp │ │ │ │ - eoreq r5, ip, ip, ror #28 │ │ │ │ - andseq pc, r6, r0, asr lr @ │ │ │ │ - eoreq r6, lr, ip, ror r8 │ │ │ │ - andseq pc, r8, ip, lsl fp @ │ │ │ │ - andeq r1, r0, r4, ror #21 │ │ │ │ - andeq r1, r0, r0, ror #25 │ │ │ │ - strdeq r6, [lr], -r4 @ │ │ │ │ - eoreq r6, lr, ip, ror #15 │ │ │ │ - andeq r1, r0, ip, asr sl │ │ │ │ - mlaeq lr, ip, r7, r6 │ │ │ │ - andseq r7, r7, ip, ror r1 │ │ │ │ - eoreq r6, lr, r8, asr r7 │ │ │ │ - eoreq r6, lr, ip, lsr r7 │ │ │ │ - eoreq r6, lr, r4, lsl r7 │ │ │ │ - andeq r1, r0, ip, lsr #26 │ │ │ │ - eoreq r6, lr, ip, ror #13 │ │ │ │ - andeq r1, r0, r8, ror fp │ │ │ │ - andeq r1, r0, r8, lsl #21 │ │ │ │ - strdeq r1, [lr], -ip @ │ │ │ │ - eoreq r5, ip, r8, asr ip │ │ │ │ - @ instruction: 0x0016fcbc │ │ │ │ - @ instruction: 0x0016fcbc │ │ │ │ - @ instruction: 0x0016fcb4 │ │ │ │ - @ instruction: 0x0016fcb4 │ │ │ │ - eoreq r6, lr, ip, lsl #12 │ │ │ │ - mulseq r6, r8, ip │ │ │ │ - ldrheq r6, [r6], -ip │ │ │ │ - eoreq r6, lr, ip, asr #11 │ │ │ │ + eorseq r3, r0, r0, ror #28 │ │ │ │ + strhteq r5, [pc], -r0 │ │ │ │ + eorseq r3, r0, r0, lsr lr │ │ │ │ + andseq r6, fp, r9, lsl sl │ │ │ │ + eoreq pc, pc, r8, lsl #5 │ │ │ │ + ldrsbteq r3, [r0], -ip │ │ │ │ + eoreq pc, pc, r0, lsr r2 @ │ │ │ │ + strdeq pc, [pc], -r4 @ │ │ │ │ + eoreq r3, lr, r0, ror #6 │ │ │ │ + andseq pc, r7, r8, lsl #11 │ │ │ │ + eorseq r3, r0, r0, ror #26 │ │ │ │ + andseq pc, r9, r8, asr #4 │ │ │ │ + ldrdeq r1, [r0], -r0 │ │ │ │ + andeq r1, r0, ip, asr #25 │ │ │ │ + ldrsbteq r3, [r0], -r8 │ │ │ │ + ldrsbteq r3, [r0], -r0 │ │ │ │ + andeq r1, r0, r8, asr #20 │ │ │ │ + eorseq r3, r0, r0, lsl #25 │ │ │ │ + andseq r6, r8, r4, lsr #17 │ │ │ │ + eorseq r3, r0, ip, lsr #24 │ │ │ │ + eorseq r3, r0, ip, lsl #24 │ │ │ │ + eorseq r3, r0, r4, ror #23 │ │ │ │ + andeq r1, r0, r8, lsl sp │ │ │ │ + ldrhteq r3, [r0], -ip │ │ │ │ + andeq r1, r0, r4, ror #22 │ │ │ │ + andeq r1, r0, r4, ror sl │ │ │ │ + eoreq lr, pc, ip, asr #31 │ │ │ │ + eoreq r3, lr, r8, lsr r1 │ │ │ │ + andseq pc, r7, ip, ror #7 │ │ │ │ + andseq pc, r7, r0, ror #7 │ │ │ │ + @ instruction: 0x0017f3d8 │ │ │ │ + @ instruction: 0x0017f3d8 │ │ │ │ + eorseq r3, r0, r0, ror #21 │ │ │ │ + @ instruction: 0x0017f3bc │ │ │ │ + andseq r5, r7, r0, ror #15 │ │ │ │ + mlaseq r0, ip, sl, r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r8, r1 │ │ │ │ + ldr r5, [pc, #176] @ 68f90 │ │ │ │ mov r7, r0 │ │ │ │ - bl 2393c │ │ │ │ - ldr r3, [pc, #152] @ 66448 │ │ │ │ - ldr r5, [pc, #152] @ 6644c │ │ │ │ + bl 23874 │ │ │ │ + ldr r3, [pc, #168] @ 68f94 │ │ │ │ + mov r1, r0 │ │ │ │ + mov r4, r0 │ │ │ │ + add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r6, [r3, #124] @ 0x7c │ │ │ │ - ldr r3, [pc, #144] @ 66450 │ │ │ │ - add r5, pc, r5 │ │ │ │ + ldr r3, [pc, #148] @ 68f98 │ │ │ │ + mov r0, r6 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ mov r2, r3 │ │ │ │ - mov r1, r0 │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 25448 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + bl 25374 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 66420 │ │ │ │ - ldr r3, [pc, #104] @ 66454 │ │ │ │ + beq 68f68 │ │ │ │ + ldr r3, [pc, #120] @ 68f9c │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r5, [r3, #120] @ 0x78 │ │ │ │ str r6, [r3, #124] @ 0x7c │ │ │ │ - bl 21f74 │ │ │ │ + bl 21edc │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 21f74 │ │ │ │ - mov r1, r4 │ │ │ │ + bl 21edc │ │ │ │ mov r2, r0 │ │ │ │ + mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ - pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 2324c │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + ldr lr, [sp, #20] │ │ │ │ + add sp, sp, #24 │ │ │ │ + b 2319c │ │ │ │ cmp r8, #2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - beq 6643c │ │ │ │ - bl 23d2c │ │ │ │ + beq 68f84 │ │ │ │ + bl 23c64 │ │ │ │ mov r6, r0 │ │ │ │ - b 663e4 │ │ │ │ - bl 234f8 │ │ │ │ + b 68f1c │ │ │ │ + bl 2343c │ │ │ │ mov r6, r0 │ │ │ │ - b 663e4 │ │ │ │ - eoreq r6, lr, r8, asr #9 │ │ │ │ - eoreq r7, sp, r4, lsl #30 │ │ │ │ - @ instruction: 0x00001cb8 │ │ │ │ - eoreq r6, lr, ip, lsl #9 │ │ │ │ + b 68f1c │ │ │ │ + eoreq r5, pc, r0, ror #7 │ │ │ │ + eorseq r3, r0, r4, lsl #19 │ │ │ │ + andeq r1, r0, r4, lsr #25 │ │ │ │ + eorseq r3, r0, r4, asr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #3904] @ 0xf40 │ │ │ │ - ldr r5, [pc, #3632] @ 672a0 │ │ │ │ - ldr r2, [pc, #3632] @ 672a4 │ │ │ │ - ldr r3, [pc, #3632] @ 672a8 │ │ │ │ + ldr r5, [pc, #3636] @ 69dfc │ │ │ │ + sub sp, sp, #156 @ 0x9c │ │ │ │ + mov r6, r0 │ │ │ │ + ldr r2, [pc, #3628] @ 69e00 │ │ │ │ + ldr r3, [pc, #3628] @ 69e04 │ │ │ │ add r5, pc, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ ldr r4, [r5, #20] │ │ │ │ - ldr r7, [pc, #3620] @ 672ac │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [pc, #3616] @ 69e08 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - sub sp, sp, #156 @ 0x9c │ │ │ │ cmp r4, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ mov r3, #0 │ │ │ │ - beq 6694c │ │ │ │ + beq 69508 │ │ │ │ mov r0, r4 │ │ │ │ - bl 61d7c │ │ │ │ add r8, sp, #24 │ │ │ │ - ldr r3, [pc, #3572] @ 672b0 │ │ │ │ + bl 64624 │ │ │ │ + ldr r3, [pc, #3576] @ 69e0c │ │ │ │ cmp r6, #4 │ │ │ │ cmpne r6, #2 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r3, #128] @ 0x80 │ │ │ │ movls r2, #1 │ │ │ │ movhi r2, #0 │ │ │ │ - str r6, [r3, #40] @ 0x28 │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [r3, #128] @ 0x80 │ │ │ │ str r2, [r3, #8] │ │ │ │ - bl 21be4 │ │ │ │ - bl 23b4c │ │ │ │ - ldr r3, [pc, #3532] @ 672b4 │ │ │ │ + str r6, [r3, #40] @ 0x28 │ │ │ │ + bl 21b4c │ │ │ │ + bl 23a84 │ │ │ │ + ldr r3, [pc, #3536] @ 69e10 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r6, #4 │ │ │ │ - bhi 665a0 │ │ │ │ + bhi 69148 │ │ │ │ add r3, r3, r6 │ │ │ │ ldrh r3, [r3, r6] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop {0} │ │ │ │ - ldr r6, [pc, #3504] @ 672b8 │ │ │ │ - ldr r1, [pc, #3504] @ 672bc │ │ │ │ - add r6, pc, r6 │ │ │ │ + ldr r3, [pc, #3508] @ 69e14 │ │ │ │ + ldr r1, [pc, #3508] @ 69e18 │ │ │ │ + ldr fp, [pc, #3508] @ 69e1c │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [r3, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r6, #20] │ │ │ │ - ldr r4, [pc, #3492] @ 672c0 │ │ │ │ - bl 2399c │ │ │ │ - ldr r9, [pc, #3488] @ 672c4 │ │ │ │ - ldr r1, [pc, #3488] @ 672c8 │ │ │ │ + bl 238d4 │ │ │ │ + ldr sl, [pc, #3492] @ 69e20 │ │ │ │ + add fp, pc, fp │ │ │ │ + mvn r0, #0 │ │ │ │ + ldr r9, [pc, #3484] @ 69e24 │ │ │ │ + ldr r4, [pc, #3484] @ 69e28 │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r3, [pc, #3480] @ 69e2c │ │ │ │ + add r9, pc, r9 │ │ │ │ add r4, pc, r4 │ │ │ │ + ldr r5, [r7, r3] │ │ │ │ + str r7, [sp, #8] │ │ │ │ + b 690b8 │ │ │ │ + ldr r1, [pc, #3460] @ 69e30 │ │ │ │ + mov r0, fp │ │ │ │ + mov r6, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - add r4, r4, #2336 @ 0x920 │ │ │ │ - add r9, pc, r9 │ │ │ │ + bl 250ec │ │ │ │ + ldr r3, [r5] │ │ │ │ + orrs r0, r0, r3 │ │ │ │ + beq 690e4 │ │ │ │ + mov r1, fp │ │ │ │ + ldr fp, [sl, #128] @ 0x80 │ │ │ │ mov r2, #5 │ │ │ │ mov r0, r9 │ │ │ │ - ldr r5, [r6, #128] @ 0x80 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 2567c │ │ │ │ - ldr r1, [r4, #8]! │ │ │ │ - cmp r1, #0 │ │ │ │ - bne 66534 │ │ │ │ - ldr r3, [pc, #3432] @ 672cc │ │ │ │ - ldr r0, [r6, #128] @ 0x80 │ │ │ │ + mov r0, fp │ │ │ │ + bl 255a8 │ │ │ │ + add r7, r6, #1 │ │ │ │ + ldr fp, [r4, r7, lsl #3] │ │ │ │ + cmp fp, #0 │ │ │ │ + bne 690a4 │ │ │ │ + ldr r2, [pc, #3384] @ 69e34 │ │ │ │ + ldr r3, [pc, #3384] @ 69e38 │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r2, #128] @ 0x80 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r5, [r3, #16] │ │ │ │ - bl 72eb8 │ │ │ │ - ldr r3, [pc, #3416] @ 672d0 │ │ │ │ - bic r5, r5, r5, asr #31 │ │ │ │ + ldr r5, [r3] │ │ │ │ + bl 75f88 │ │ │ │ + ldr r3, [pc, #3360] @ 69e3c │ │ │ │ + mov r4, r0 │ │ │ │ + ldr r0, [pc, #3356] @ 69e40 │ │ │ │ + cmp r5, #0 │ │ │ │ + sublt r5, r6, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - add r3, r3, r5, lsl #3 │ │ │ │ - ldr r1, [r3, #2336] @ 0x920 │ │ │ │ + ldr r1, [r3, r5, lsl #3] │ │ │ │ + add r0, pc, r0 │ │ │ │ mov r2, #5 │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, r9 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 24260 │ │ │ │ + bl 24198 │ │ │ │ mov r6, #0 │ │ │ │ mov r9, r6 │ │ │ │ - ldr r4, [pc, #3364] @ 672d4 │ │ │ │ + ldr r4, [pc, #3308] @ 69e44 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ cmp r3, #0 │ │ │ │ - beq 665f0 │ │ │ │ + beq 69198 │ │ │ │ ldr r0, [r4, #120] @ 0x78 │ │ │ │ - bl 2174c │ │ │ │ - ldr r3, [pc, #3340] @ 672d8 │ │ │ │ + bl 216b4 │ │ │ │ + ldr r3, [pc, #3284] @ 69e48 │ │ │ │ + mov r2, #0 │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - mov r2, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 25214 │ │ │ │ + bl 25140 │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ - bl 24ea8 │ │ │ │ + bl 24dd4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #124] @ 0x7c │ │ │ │ - ldr r3, [pc, #3300] @ 672dc │ │ │ │ + ldr r3, [pc, #3244] @ 69e4c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ - ldr r3, [pc, #3292] @ 672e0 │ │ │ │ + ldr r3, [pc, #3236] @ 69e50 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ - ldr r3, [pc, #3280] @ 672e4 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ + ldr r3, [pc, #3224] @ 69e54 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ mov r0, r3 │ │ │ │ + str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ - bl 22a6c │ │ │ │ - ldr r3, [pc, #3256] @ 672e8 │ │ │ │ + bl 229c8 │ │ │ │ + ldr r3, [pc, #3200] @ 69e58 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r3, #120] @ 0x78 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 667b4 │ │ │ │ + bne 69370 │ │ │ │ cmp r6, #0 │ │ │ │ - bne 66818 │ │ │ │ + bne 693d4 │ │ │ │ mov r0, r9 │ │ │ │ - bl 24c8c │ │ │ │ - ldr r0, [pc, #3220] @ 672ec │ │ │ │ + bl 24bb8 │ │ │ │ + ldr r0, [pc, #3164] @ 69e5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 2525c │ │ │ │ + bl 25188 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 668d8 │ │ │ │ + beq 69494 │ │ │ │ mov r1, #3 │ │ │ │ - bl 66388 │ │ │ │ - ldr r3, [pc, #3196] @ 672f0 │ │ │ │ + bl 68eb4 │ │ │ │ + ldr r3, [pc, #3140] @ 69e60 │ │ │ │ ldr r6, [r7, r3] │ │ │ │ - ldr r4, [pc, #3192] @ 672f4 │ │ │ │ mov r1, r8 │ │ │ │ + ldr r4, [pc, #3132] @ 69e64 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 22b44 <__stat64_time64@plt> │ │ │ │ + bl 22aa0 <__stat64_time64@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 66880 │ │ │ │ - ldr r5, [pc, #3168] @ 672f8 │ │ │ │ + beq 6943c │ │ │ │ + ldr r5, [pc, #3112] @ 69e68 │ │ │ │ mov r1, r8 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r0, r5 │ │ │ │ - bl 22b44 <__stat64_time64@plt> │ │ │ │ - ldr r3, [pc, #3152] @ 672fc │ │ │ │ + bl 22aa0 <__stat64_time64@plt> │ │ │ │ + ldr r3, [pc, #3096] @ 69e6c │ │ │ │ + cmp r0, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3, #124] @ 0x7c │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 6683c │ │ │ │ + beq 693f8 │ │ │ │ mov r0, #2 │ │ │ │ - bl 225f8 │ │ │ │ - ldr r3, [pc, #3128] @ 67300 │ │ │ │ + bl 22554 │ │ │ │ + ldr r3, [pc, #3072] @ 69e70 │ │ │ │ + mov r5, r0 │ │ │ │ mov r2, r6 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ ldrh r3, [r3] │ │ │ │ - mov r1, r0 │ │ │ │ - strh r3, [r0] │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 25448 │ │ │ │ + strh r3, [r5] │ │ │ │ + bl 25374 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 66938 │ │ │ │ - ldr r5, [pc, #3088] @ 67304 │ │ │ │ + beq 694f4 │ │ │ │ + ldr r5, [pc, #3032] @ 69e74 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r5, #116] @ 0x74 │ │ │ │ str r4, [r5, #124] @ 0x7c │ │ │ │ - bl 21be4 │ │ │ │ - bl 23b4c │ │ │ │ + bl 21b4c │ │ │ │ + bl 23a84 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 66724 │ │ │ │ + beq 692cc │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r0, [r5, #116] @ 0x74 │ │ │ │ - bl 2567c │ │ │ │ + bl 255a8 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ - bne 6670c │ │ │ │ - ldr r4, [pc, #3036] @ 67308 │ │ │ │ + bne 692b4 │ │ │ │ + ldr r4, [pc, #2980] @ 69e78 │ │ │ │ mov r1, #0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ - bl 24b24 │ │ │ │ + bl 24a50 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ - bl 23690 │ │ │ │ + bl 235d4 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 66788 │ │ │ │ - ldr r3, [pc, #3000] @ 6730c │ │ │ │ + beq 69320 │ │ │ │ + ldr r1, [r4, #12] │ │ │ │ + ldr r0, [r4, #24] │ │ │ │ + ldr r3, [r0, #100] @ 0x64 │ │ │ │ + cmp r3, r1 │ │ │ │ + bgt 69314 │ │ │ │ + mov r3, #0 │ │ │ │ + mov r1, r3 │ │ │ │ + str r3, [r4, #12] │ │ │ │ + mov r2, #1 │ │ │ │ + str r1, [r0, #236] @ 0xec │ │ │ │ + bl 2493c │ │ │ │ + ldr r3, [pc, #2900] @ 69e7c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #20] │ │ │ │ - bl 23444 │ │ │ │ - ldr r2, [pc, #2988] @ 67310 │ │ │ │ - ldr r3, [pc, #2880] @ 672a8 │ │ │ │ + bl 23388 │ │ │ │ + ldr r2, [pc, #2888] @ 69e80 │ │ │ │ + ldr r3, [pc, #2760] @ 69e04 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 6729c │ │ │ │ + bne 69df8 │ │ │ │ add sp, sp, #156 @ 0x9c │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r0, [r4, #24] │ │ │ │ - ldr r1, [r4, #12] │ │ │ │ - ldr r3, [r0, #100] @ 0x64 │ │ │ │ - mov r2, #1 │ │ │ │ - cmp r3, r1 │ │ │ │ - movle r3, #0 │ │ │ │ - movle r1, r3 │ │ │ │ - str r1, [r0, #236] @ 0xec │ │ │ │ - strle r3, [r4, #12] │ │ │ │ - bl 24a10 │ │ │ │ - b 6674c │ │ │ │ - ldr r3, [pc, #2904] @ 67314 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r3, [pc, #2828] @ 69e84 │ │ │ │ mov fp, #1 │ │ │ │ ldr r5, [r7, r3] │ │ │ │ add sl, r5, #20 │ │ │ │ ldr r4, [r5], #4 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 667fc │ │ │ │ + beq 693b8 │ │ │ │ mov r2, #0 │ │ │ │ mvn r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 24674 │ │ │ │ + bl 245ac │ │ │ │ cmp r0, #0 │ │ │ │ - bne 66e10 │ │ │ │ + bne 699d0 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 66388 │ │ │ │ + bl 68eb4 │ │ │ │ cmp fp, #0 │ │ │ │ - bne 66828 │ │ │ │ + bne 693e4 │ │ │ │ cmp r5, sl │ │ │ │ - bne 667c4 │ │ │ │ + bne 69380 │ │ │ │ cmp fp, #0 │ │ │ │ moveq r6, #0 │ │ │ │ andne r6, r6, #1 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 66648 │ │ │ │ + beq 691f0 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r9 │ │ │ │ - bl 66388 │ │ │ │ - b 66648 │ │ │ │ + bl 68eb4 │ │ │ │ + b 691f0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r9 │ │ │ │ - bl 60184 │ │ │ │ + bl 62890 │ │ │ │ mov fp, r0 │ │ │ │ - b 667fc │ │ │ │ + b 693b8 │ │ │ │ mov r0, #5 │ │ │ │ - bl 225f8 │ │ │ │ + bl 22554 │ │ │ │ + ldr r2, [r5] │ │ │ │ + mov r1, r0 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ + mov r5, r0 │ │ │ │ + str r2, [r0] │ │ │ │ mov r2, r6 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r1, r0 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r0, [r7] │ │ │ │ - strb r3, [r7, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 25448 │ │ │ │ + strb r3, [r5, #4] │ │ │ │ + bl 25374 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 67258 │ │ │ │ - ldr r3, [pc, #2720] @ 67318 │ │ │ │ + beq 69db4 │ │ │ │ + ldr r3, [pc, #2644] @ 69e88 │ │ │ │ add r3, pc, r3 │ │ │ │ str r4, [r3, #124] @ 0x7c │ │ │ │ - b 666b8 │ │ │ │ - ldr r3, [pc, #2708] @ 6731c │ │ │ │ + b 69260 │ │ │ │ + ldr r3, [pc, #2632] @ 69e8c │ │ │ │ mov r0, #7 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r3, #124] @ 0x7c │ │ │ │ - bl 225f8 │ │ │ │ - ldrh r3, [r4, #4] │ │ │ │ - mov r2, r6 │ │ │ │ + bl 22554 │ │ │ │ + ldr r3, [r4] │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r0 │ │ │ │ + mov r2, r6 │ │ │ │ + mov r0, r7 │ │ │ │ + str r3, [r5] │ │ │ │ + ldrh r3, [r4, #4] │ │ │ │ strh r3, [r5, #4] │ │ │ │ - ldr r0, [r4] │ │ │ │ ldrb r3, [r4, #6] │ │ │ │ - str r0, [r5] │ │ │ │ strb r3, [r5, #6] │ │ │ │ - mov r0, r7 │ │ │ │ - bl 25448 │ │ │ │ + bl 25374 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 67244 │ │ │ │ - ldr r3, [pc, #2640] @ 67320 │ │ │ │ + beq 69da0 │ │ │ │ + ldr r3, [pc, #2564] @ 69e90 │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r3, #124] @ 0x7c │ │ │ │ - b 66690 │ │ │ │ - ldr r3, [pc, #2628] @ 67324 │ │ │ │ + b 69238 │ │ │ │ + ldr r3, [pc, #2552] @ 69e94 │ │ │ │ mov r0, #6 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r5, [r3, #124] @ 0x7c │ │ │ │ - bl 225f8 │ │ │ │ - ldr r3, [pc, #2612] @ 67328 │ │ │ │ - ldr r2, [pc, #2552] @ 672f0 │ │ │ │ - add r3, pc, r3 │ │ │ │ + bl 22554 │ │ │ │ + ldr r2, [pc, #2536] @ 69e98 │ │ │ │ mov r4, r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - ldrh r3, [r3, #4] │ │ │ │ - str r0, [r4] │ │ │ │ - strh r3, [r4, #4] │ │ │ │ - ldr r6, [r7, r2] │ │ │ │ - mov r1, r4 │ │ │ │ + mov r1, r0 │ │ │ │ + ldr r3, [pc, #2468] @ 69e60 │ │ │ │ mov r0, r5 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr ip, [r2] │ │ │ │ + ldrh r2, [r2, #4] │ │ │ │ + str ip, [r4] │ │ │ │ + strh r2, [r4, #4] │ │ │ │ + ldr r6, [r7, r3] │ │ │ │ mov r2, r6 │ │ │ │ - bl 25448 │ │ │ │ + bl 25374 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 6726c │ │ │ │ - ldr r3, [pc, #2556] @ 6732c │ │ │ │ + beq 69dc8 │ │ │ │ + ldr r3, [pc, #2480] @ 69e9c │ │ │ │ add r3, pc, r3 │ │ │ │ str r5, [r3, #124] @ 0x7c │ │ │ │ - b 66674 │ │ │ │ + b 6921c │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 23d2c │ │ │ │ + bl 23c64 │ │ │ │ mov r4, r0 │ │ │ │ - b 666ec │ │ │ │ - bl 22070 │ │ │ │ - add r8, sp, #24 │ │ │ │ + b 69294 │ │ │ │ + bl 21fcc │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 25304 │ │ │ │ + add r8, sp, #24 │ │ │ │ + bl 25230 │ │ │ │ mov r2, #440 @ 0x1b8 │ │ │ │ mov r1, #512 @ 0x200 │ │ │ │ str r0, [r5, #20] │ │ │ │ - bl 24620 │ │ │ │ + bl 24558 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ mov r1, #1 │ │ │ │ - bl 21d7c │ │ │ │ - add r1, sp, #20 │ │ │ │ + bl 21ce4 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ + add r1, sp, #20 │ │ │ │ mov r2, r8 │ │ │ │ - bl 23bb8 │ │ │ │ + bl 23af0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ - ldr r2, [pc, #2456] @ 67330 │ │ │ │ + movw r2, #43691 @ 0xaaab │ │ │ │ + movt r2, #10922 @ 0x2aaa │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ add r3, r3, r3, lsl #2 │ │ │ │ smull r1, r2, r2, r3 │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - sub r2, r2, r3, asr #31 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 240bc │ │ │ │ - ldr r2, [pc, #2432] @ 67334 │ │ │ │ - ldr r1, [pc, #2432] @ 67338 │ │ │ │ + sub r2, r2, r3, asr #31 │ │ │ │ + bl 23ff4 │ │ │ │ + ldr r2, [pc, #2348] @ 69ea0 │ │ │ │ + ldr r1, [pc, #2348] @ 69ea4 │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - bl 2489c │ │ │ │ - bl 22c4c │ │ │ │ + bl 247c8 │ │ │ │ + bl 22ba8 │ │ │ │ str r0, [r5, #56] @ 0x38 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 23e40 │ │ │ │ + bl 23d78 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 619f0 │ │ │ │ + bl 64238 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 240a4 │ │ │ │ + bl 23fdc │ │ │ │ str r0, [r5, #48] @ 0x30 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 24230 │ │ │ │ - ldr r3, [pc, #2372] @ 6733c │ │ │ │ + bl 24168 │ │ │ │ + ldr r3, [pc, #2288] @ 69ea8 │ │ │ │ add r2, r5, #32 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2864 @ 0xb30 │ │ │ │ add r3, r3, #8 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [r5, #56] @ 0x38 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ - bl 24a4c │ │ │ │ + bl 24978 │ │ │ │ str r0, [r5, #36] @ 0x24 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 72698 │ │ │ │ + bl 75664 │ │ │ │ mov r1, r4 │ │ │ │ - bl 728c0 │ │ │ │ + bl 758cc │ │ │ │ mov r1, #1 │ │ │ │ mov r9, r0 │ │ │ │ - bl 7293c │ │ │ │ + bl 75954 │ │ │ │ mov sl, r0 │ │ │ │ - bl 72d94 │ │ │ │ + bl 75e44 │ │ │ │ str r0, [r5, #116] @ 0x74 │ │ │ │ - bl 242d8 │ │ │ │ + bl 24210 │ │ │ │ mov fp, r0 │ │ │ │ - bl 23444 │ │ │ │ + bl 23388 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r4 │ │ │ │ + str r4, [sp] │ │ │ │ mov r0, sl │ │ │ │ mov r3, #1 │ │ │ │ - str r4, [sp] │ │ │ │ - bl 2396c │ │ │ │ - ldr r3, [pc, #2256] @ 67340 │ │ │ │ + bl 238a4 │ │ │ │ + ldr r3, [pc, #2172] @ 69eac │ │ │ │ mov r2, r4 │ │ │ │ + mvn r0, #0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - str r3, [sp, #8] │ │ │ │ mov r1, r3 │ │ │ │ - mvn r0, #0 │ │ │ │ + str r3, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 21f2c │ │ │ │ + bl 21e94 │ │ │ │ mov fp, r0 │ │ │ │ - bl 21c14 │ │ │ │ - str r0, [sp, #8] │ │ │ │ + bl 21b7c │ │ │ │ + mov r3, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 252c8 │ │ │ │ - bl 23b1c │ │ │ │ - ldr r1, [sp, #8] │ │ │ │ + mov fp, r3 │ │ │ │ + bl 251f4 │ │ │ │ + bl 23a54 │ │ │ │ + mov r1, fp │ │ │ │ str r0, [r5, #28] │ │ │ │ - bl 22c88 │ │ │ │ + bl 22be4 │ │ │ │ ldr r0, [r5, #28] │ │ │ │ - bl 23444 │ │ │ │ + bl 23388 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, sl │ │ │ │ - mov r2, r4 │ │ │ │ str r4, [sp] │ │ │ │ ldr r1, [r5, #28] │ │ │ │ - bl 2396c │ │ │ │ - mvn r2, #0 │ │ │ │ + mov r2, r4 │ │ │ │ + bl 238a4 │ │ │ │ ldr r0, [r5, #28] │ │ │ │ + mvn r2, #0 │ │ │ │ mov r1, #60 @ 0x3c │ │ │ │ - bl 24620 │ │ │ │ + bl 24558 │ │ │ │ mov r0, r9 │ │ │ │ - bl 72b88 │ │ │ │ + bl 75c00 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7293c │ │ │ │ + bl 75954 │ │ │ │ mov r3, #1 │ │ │ │ - mov r2, r3 │ │ │ │ - str r4, [sp] │ │ │ │ mov fp, r0 │ │ │ │ + str r4, [sp] │ │ │ │ + mov r2, r3 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 2396c │ │ │ │ + bl 238a4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 21f14 │ │ │ │ + bl 21e7c │ │ │ │ mov sl, r0 │ │ │ │ - bl 23444 │ │ │ │ + bl 23388 │ │ │ │ mov r3, #1 │ │ │ │ - mov r2, r3 │ │ │ │ mov r0, fp │ │ │ │ - mov r1, sl │ │ │ │ str r4, [sp] │ │ │ │ - bl 2396c │ │ │ │ + mov r2, r3 │ │ │ │ + mov r1, sl │ │ │ │ + ldr fp, [pc, #1968] @ 69eb0 │ │ │ │ + bl 238a4 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, sl │ │ │ │ - bl 23a38 │ │ │ │ + bl 23970 │ │ │ │ mov r0, #2 │ │ │ │ - bl 24cb0 │ │ │ │ - ldr fp, [pc, #2028] @ 67344 │ │ │ │ add fp, pc, fp │ │ │ │ + bl 24bdc │ │ │ │ mov r1, r0 │ │ │ │ - str r0, [r5, #24] │ │ │ │ mov r0, sl │ │ │ │ - bl 254d8 │ │ │ │ - mov r2, #80 @ 0x50 │ │ │ │ + str r1, [r5, #24] │ │ │ │ + bl 25404 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ + mov r2, #80 @ 0x50 │ │ │ │ mov r1, r4 │ │ │ │ - bl 24740 │ │ │ │ + bl 24678 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ mov r1, #2 │ │ │ │ - bl 24d34 │ │ │ │ + bl 24c60 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ - bl 23894 │ │ │ │ - mov r1, #4 │ │ │ │ + bl 237cc │ │ │ │ ldr r0, [r5, #24] │ │ │ │ - bl 244f4 │ │ │ │ + mov r1, #4 │ │ │ │ + bl 2442c │ │ │ │ mov r0, r9 │ │ │ │ - bl 72b88 │ │ │ │ + bl 75c00 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72d94 │ │ │ │ + bl 75e44 │ │ │ │ str r0, [r5, #128] @ 0x80 │ │ │ │ - bl 24194 │ │ │ │ - ldr r3, [pc, #1936] @ 67348 │ │ │ │ - ldr r1, [pc, #1936] @ 6734c │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r2, [r5, #128] @ 0x80 │ │ │ │ + bl 240cc │ │ │ │ + ldr r3, [pc, #1848] @ 69eb4 │ │ │ │ + ldr r1, [pc, #1848] @ 69eb8 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ + ldr r2, [r5, #128] @ 0x80 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 23d20 │ │ │ │ + bl 23c58 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ - mov r0, r9 │ │ │ │ str r4, [sp] │ │ │ │ ldr r1, [r5, #128] @ 0x80 │ │ │ │ - bl 2396c │ │ │ │ - mov r1, r4 │ │ │ │ + mov r0, r9 │ │ │ │ + bl 238a4 │ │ │ │ ldr r0, [r5, #128] @ 0x80 │ │ │ │ - bl 72ebc │ │ │ │ + mov r1, r4 │ │ │ │ + bl 75f8c │ │ │ │ mov r0, r9 │ │ │ │ - bl 72b88 │ │ │ │ + bl 75c00 │ │ │ │ mov r0, r9 │ │ │ │ - bl 72be0 │ │ │ │ - mov r1, #4 │ │ │ │ + bl 75c64 │ │ │ │ mov r9, r0 │ │ │ │ - bl 21b18 │ │ │ │ + mov r1, #4 │ │ │ │ + bl 21a80 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, #10 │ │ │ │ - bl 25598 │ │ │ │ - ldr r0, [pc, #1836] @ 67350 │ │ │ │ + bl 254c4 │ │ │ │ + ldr r0, [pc, #1748] @ 69ebc │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 72b54 │ │ │ │ - mov r1, r9 │ │ │ │ - ldr r9, [pc, #1820] @ 67354 │ │ │ │ - add r9, pc, r9 │ │ │ │ + bl 75bb8 │ │ │ │ str r0, [r5, #4] │ │ │ │ - ldr r0, [pc, #1812] @ 67358 │ │ │ │ + mov r1, r9 │ │ │ │ + ldr r0, [pc, #1728] @ 69ec0 │ │ │ │ + ldr r9, [pc, #1728] @ 69ec4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 72b54 │ │ │ │ + bl 75bb8 │ │ │ │ mov r3, #1 │ │ │ │ + add r9, pc, r9 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r9 │ │ │ │ str r0, [r5, #132] @ 0x84 │ │ │ │ - str r3, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ + str r3, [sp, #4] │ │ │ │ movw r3, #65307 @ 0xff1b │ │ │ │ - bl 21f08 │ │ │ │ - ldr r2, [pc, #1772] @ 6735c │ │ │ │ - ldr r1, [pc, #1772] @ 67360 │ │ │ │ + bl 21e70 │ │ │ │ + ldr r2, [pc, #1684] @ 69ec8 │ │ │ │ mov r3, r4 │ │ │ │ - str r4, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #1676] @ 69ecc │ │ │ │ + str r4, [sp, #4] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ + add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 21938 │ │ │ │ - ldr r2, [pc, #1744] @ 67364 │ │ │ │ - ldr r1, [pc, #1744] @ 67368 │ │ │ │ + bl 218a0 │ │ │ │ + ldr r2, [pc, #1656] @ 69ed0 │ │ │ │ mov r3, r4 │ │ │ │ - str r4, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #1648] @ 69ed4 │ │ │ │ + str r4, [sp, #4] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ + add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 21938 │ │ │ │ - ldr r3, [pc, #1716] @ 6736c │ │ │ │ - mov r2, fp │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r1, r3 │ │ │ │ - str r3, [sp, #8] │ │ │ │ + bl 218a0 │ │ │ │ mov r0, sl │ │ │ │ + ldr r1, [pc, #1624] @ 69ed8 │ │ │ │ mov r3, r4 │ │ │ │ - str r4, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - ldr sl, [pc, #1684] @ 67370 │ │ │ │ - bl 21938 │ │ │ │ + ldr sl, [pc, #1616] @ 69edc │ │ │ │ str r4, [sp, #4] │ │ │ │ + add r1, pc, r1 │ │ │ │ + add sl, pc, sl │ │ │ │ + str r1, [sp, #8] │ │ │ │ + mov r2, sl │ │ │ │ + bl 218a0 │ │ │ │ + ldr r2, [pc, #1592] @ 69ee0 │ │ │ │ + mov r1, fp │ │ │ │ str r4, [sp] │ │ │ │ - ldr r2, [pc, #1672] @ 67374 │ │ │ │ + str r4, [sp, #4] │ │ │ │ ldr r3, [r5, #128] @ 0x80 │ │ │ │ - add sl, pc, sl │ │ │ │ - mov r1, sl │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r3 │ │ │ │ - bl 21938 │ │ │ │ + bl 218a0 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - mov r2, fp │ │ │ │ - str r4, [sp, #4] │ │ │ │ + mov r2, sl │ │ │ │ str r4, [sp] │ │ │ │ - ldr r0, [r5, #128] @ 0x80 │ │ │ │ - bl 21938 │ │ │ │ str r4, [sp, #4] │ │ │ │ + ldr r0, [r5, #128] @ 0x80 │ │ │ │ + bl 218a0 │ │ │ │ + ldr r2, [pc, #1536] @ 69ee4 │ │ │ │ + mov r1, fp │ │ │ │ str r4, [sp] │ │ │ │ - ldr r2, [pc, #1612] @ 67378 │ │ │ │ + str r4, [sp, #4] │ │ │ │ ldr r3, [r5, #116] @ 0x74 │ │ │ │ - mov r1, sl │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r3 │ │ │ │ - bl 21938 │ │ │ │ + bl 218a0 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ - mov r2, fp │ │ │ │ + mov r2, sl │ │ │ │ mov r3, r4 │ │ │ │ - str r4, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - ldr r0, [r5, #116] @ 0x74 │ │ │ │ - bl 21938 │ │ │ │ - ldr r2, [pc, #1564] @ 6737c │ │ │ │ str r4, [sp, #4] │ │ │ │ - str r4, [sp] │ │ │ │ + ldr r0, [r5, #116] @ 0x74 │ │ │ │ + bl 218a0 │ │ │ │ + ldr r2, [pc, #1480] @ 69ee8 │ │ │ │ mov r1, r9 │ │ │ │ + str r4, [sp] │ │ │ │ + str r4, [sp, #4] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr r0, [r5, #28] │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 21938 │ │ │ │ - ldr r2, [pc, #1536] @ 67380 │ │ │ │ + bl 218a0 │ │ │ │ + ldr r2, [pc, #1452] @ 69eec │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r9 │ │ │ │ - str r4, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - add r2, pc, r2 │ │ │ │ + str r4, [sp, #4] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ - bl 21938 │ │ │ │ - ldr r2, [pc, #1508] @ 67384 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl 218a0 │ │ │ │ + ldr r2, [pc, #1424] @ 69ef0 │ │ │ │ mov r1, r9 │ │ │ │ mov r3, r4 │ │ │ │ - str r4, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - add r2, pc, r2 │ │ │ │ + str r4, [sp, #4] │ │ │ │ ldr r0, [r5, #132] @ 0x84 │ │ │ │ - bl 21938 │ │ │ │ - ldr r2, [pc, #1480] @ 67388 │ │ │ │ - ldr r1, [pc, #1480] @ 6738c │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl 218a0 │ │ │ │ + ldr r2, [pc, #1396] @ 69ef4 │ │ │ │ mov r3, r4 │ │ │ │ - str r4, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #1388] @ 69ef8 │ │ │ │ + str r4, [sp, #4] │ │ │ │ ldr r0, [r5, #24] │ │ │ │ + add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 21938 │ │ │ │ - ldr r2, [pc, #1452] @ 67390 │ │ │ │ - ldr r1, [pc, #1452] @ 67394 │ │ │ │ - str r4, [sp, #4] │ │ │ │ + bl 218a0 │ │ │ │ + ldr r2, [pc, #1368] @ 69efc │ │ │ │ + mov r3, r4 │ │ │ │ str r4, [sp] │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #1360] @ 69f00 │ │ │ │ + str r4, [sp, #4] │ │ │ │ ldr r0, [r5, #24] │ │ │ │ + add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - mov r3, r4 │ │ │ │ - bl 21938 │ │ │ │ + bl 218a0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 22964 │ │ │ │ - b 664b4 │ │ │ │ - ldr r3, [pc, #1408] @ 67398 │ │ │ │ + bl 228c0 │ │ │ │ + b 6900c │ │ │ │ + ldr r3, [pc, #1324] @ 69f04 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #136] @ 0x88 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ mov r3, #0 │ │ │ │ - mov r2, r3 │ │ │ │ mov r0, r4 │ │ │ │ - str r3, [sp] │ │ │ │ + mov r2, r3 │ │ │ │ mvn r1, #0 │ │ │ │ - bl 22b14 │ │ │ │ + str r3, [sp] │ │ │ │ + bl 22a70 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ str r0, [r3, #136] @ 0x88 │ │ │ │ - b 667e8 │ │ │ │ - ldr r3, [pc, #1352] @ 6739c │ │ │ │ - ldr r1, [pc, #1352] @ 673a0 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r3, #20] │ │ │ │ + b 693a4 │ │ │ │ + ldr r6, [pc, #1268] @ 69f08 │ │ │ │ + ldr r1, [pc, #1268] @ 69f0c │ │ │ │ + ldr r4, [pc, #1268] @ 69f10 │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r0, [r6, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 2399c │ │ │ │ - ldr fp, [pc, #1336] @ 673a4 │ │ │ │ - ldr r3, [pc, #1336] @ 673a8 │ │ │ │ - ldr sl, [pc, #1336] @ 673ac │ │ │ │ - ldr r9, [pc, #1336] @ 673b0 │ │ │ │ - ldr r5, [pc, #1336] @ 673b4 │ │ │ │ - ldr r4, [r7, r3] │ │ │ │ - add fp, pc, fp │ │ │ │ - mvn r0, #0 │ │ │ │ - add sl, pc, sl │ │ │ │ + ldr r9, [pc, #1256] @ 69f14 │ │ │ │ + bl 238d4 │ │ │ │ + ldr r1, [pc, #1252] @ 69f18 │ │ │ │ + add r4, pc, r4 │ │ │ │ + add r4, r4, #2336 @ 0x920 │ │ │ │ add r9, pc, r9 │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r7, [sp, #8] │ │ │ │ - b 66eac │ │ │ │ - ldr r1, [pc, #1304] @ 673b8 │ │ │ │ - mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ - mov r6, r7 │ │ │ │ - ldr r3, [r4] │ │ │ │ - orrs r0, r0, r3 │ │ │ │ - beq 66ed8 │ │ │ │ - mov r1, fp │ │ │ │ + ldr r5, [r6, #128] @ 0x80 │ │ │ │ mov r2, #5 │ │ │ │ mov r0, r9 │ │ │ │ - ldr fp, [sl, #128] @ 0x80 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r0 │ │ │ │ - mov r0, fp │ │ │ │ - bl 2567c │ │ │ │ - add r7, r6, #1 │ │ │ │ - ldr fp, [r5, r7, lsl #3] │ │ │ │ - cmp fp, #0 │ │ │ │ - bne 66e98 │ │ │ │ - ldr r2, [pc, #1228] @ 673bc │ │ │ │ - ldr r3, [pc, #1228] @ 673c0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r2, #128] @ 0x80 │ │ │ │ - ldr r5, [r3] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - bl 72eb8 │ │ │ │ - ldr r3, [pc, #1204] @ 673c4 │ │ │ │ - cmp r5, #0 │ │ │ │ - sublt r5, r6, #3 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 255a8 │ │ │ │ + ldr r1, [r4, #8]! │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 69a40 │ │ │ │ + ldr r3, [pc, #1196] @ 69f1c │ │ │ │ + ldr r0, [r6, #128] @ 0x80 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [r3, r5, lsl #3] │ │ │ │ - mov r2, #5 │ │ │ │ + ldr r5, [r3, #16] │ │ │ │ + bl 75f88 │ │ │ │ + ldr r3, [pc, #1180] @ 69f20 │ │ │ │ mov r4, r0 │ │ │ │ - ldr r0, [pc, #1180] @ 673c8 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - mov r1, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 24260 │ │ │ │ - b 665a0 │ │ │ │ - ldr r6, [pc, #1156] @ 673cc │ │ │ │ - ldr r1, [pc, #1156] @ 673d0 │ │ │ │ - ldr sl, [pc, #1156] @ 673d4 │ │ │ │ + mov r0, r9 │ │ │ │ + bic r5, r5, r5, asr #31 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r3, r3, r5, lsl #3 │ │ │ │ + ldr r1, [r3, #2336] @ 0x920 │ │ │ │ + b 69134 │ │ │ │ + ldr r6, [pc, #1152] @ 69f24 │ │ │ │ + mov r4, #0 │ │ │ │ + ldr r1, [pc, #1148] @ 69f28 │ │ │ │ + ldr sl, [pc, #1148] @ 69f2c │ │ │ │ add r6, pc, r6 │ │ │ │ - add r1, pc, r1 │ │ │ │ ldr r0, [r6, #20] │ │ │ │ - bl 2399c │ │ │ │ - ldr r9, [pc, #1140] @ 673d8 │ │ │ │ - ldr r1, [pc, #1140] @ 673dc │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r9, [pc, #1136] @ 69f30 │ │ │ │ + bl 238d4 │ │ │ │ + ldr r1, [pc, #1132] @ 69f34 │ │ │ │ add sl, pc, sl │ │ │ │ add sl, sl, #2752 @ 0xac0 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r9, pc, r9 │ │ │ │ - mov r4, #0 │ │ │ │ add sl, sl, #8 │ │ │ │ + add r9, pc, r9 │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r5, [r6, #128] @ 0x80 │ │ │ │ mov r2, #5 │ │ │ │ mov r0, r9 │ │ │ │ - ldr r5, [r6, #128] @ 0x80 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov r5, r4 │ │ │ │ add r4, r4, #1 │ │ │ │ - bl 2567c │ │ │ │ + bl 255a8 │ │ │ │ ldr r1, [sl, r4, lsl #3] │ │ │ │ cmp r1, #0 │ │ │ │ - bne 66f7c │ │ │ │ - ldr r3, [pc, #1068] @ 673e0 │ │ │ │ + bne 69ad8 │ │ │ │ + ldr r3, [pc, #1064] @ 69f38 │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r6, [r3, #8] │ │ │ │ - bl 72eb8 │ │ │ │ - ldr r3, [pc, #1052] @ 673e4 │ │ │ │ + bl 75f88 │ │ │ │ + ldr r3, [pc, #1048] @ 69f3c │ │ │ │ + mov r4, r0 │ │ │ │ + mov r2, #5 │ │ │ │ + ldr r0, [pc, #1040] @ 69f40 │ │ │ │ cmp r6, #0 │ │ │ │ sublt r6, r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r6, lsl #3 │ │ │ │ - ldr r1, [r3, #2760] @ 0xac8 │ │ │ │ - mov r2, #5 │ │ │ │ - mov r4, r0 │ │ │ │ - ldr r0, [pc, #1024] @ 673e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ + ldr r1, [r3, #2760] @ 0xac8 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 24260 │ │ │ │ - ldr r3, [pc, #1004] @ 673ec │ │ │ │ + bl 24198 │ │ │ │ + ldr r3, [pc, #1000] @ 69f44 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r4, [r3, #1080] @ 0x438 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 665a0 │ │ │ │ + beq 69148 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 665a0 │ │ │ │ - ldr r1, [pc, #976] @ 673f0 │ │ │ │ + beq 69148 │ │ │ │ + ldr r1, [pc, #972] @ 69f48 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 21800 │ │ │ │ + bl 21768 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 665a0 │ │ │ │ + bne 69148 │ │ │ │ mov r0, r4 │ │ │ │ - bl 21f74 │ │ │ │ + bl 21edc │ │ │ │ mov r1, #47 @ 0x2f │ │ │ │ mov r9, r0 │ │ │ │ - bl 2252c │ │ │ │ - mov r1, r8 │ │ │ │ + bl 22488 │ │ │ │ mov r4, r0 │ │ │ │ + mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 22b44 <__stat64_time64@plt> │ │ │ │ + bl 22aa0 <__stat64_time64@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - bne 6706c │ │ │ │ + bne 69bc8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ and r3, r3, #61440 @ 0xf000 │ │ │ │ cmp r3, #16384 @ 0x4000 │ │ │ │ - beq 67280 │ │ │ │ + beq 69ddc │ │ │ │ cmp r4, #0 │ │ │ │ - bne 670ac │ │ │ │ + bne 69c08 │ │ │ │ mov r1, #47 @ 0x2f │ │ │ │ mov r0, r9 │ │ │ │ - bl 2252c │ │ │ │ + bl 22488 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 67280 │ │ │ │ + beq 69ddc │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 22b44 <__stat64_time64@plt> │ │ │ │ + bl 22aa0 <__stat64_time64@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - bne 670ac │ │ │ │ + bne 69c08 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ and r3, r3, #61440 @ 0xf000 │ │ │ │ cmp r3, #16384 @ 0x4000 │ │ │ │ - beq 67280 │ │ │ │ + beq 69ddc │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4] │ │ │ │ - b 67074 │ │ │ │ - ldr r6, [pc, #820] @ 673f4 │ │ │ │ - ldr r1, [pc, #820] @ 673f8 │ │ │ │ - ldr sl, [pc, #820] @ 673fc │ │ │ │ + b 69bd0 │ │ │ │ + ldr r6, [pc, #816] @ 69f4c │ │ │ │ + mov r4, #0 │ │ │ │ + ldr r1, [pc, #812] @ 69f50 │ │ │ │ + ldr sl, [pc, #812] @ 69f54 │ │ │ │ add r6, pc, r6 │ │ │ │ - add r1, pc, r1 │ │ │ │ ldr r0, [r6, #20] │ │ │ │ - bl 2399c │ │ │ │ - ldr r9, [pc, #804] @ 67400 │ │ │ │ - ldr r1, [pc, #804] @ 67404 │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r9, [pc, #800] @ 69f58 │ │ │ │ + bl 238d4 │ │ │ │ + ldr r1, [pc, #796] @ 69f5c │ │ │ │ add sl, pc, sl │ │ │ │ add sl, sl, #2224 @ 0x8b0 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r9, pc, r9 │ │ │ │ - mov r4, #0 │ │ │ │ add sl, sl, #8 │ │ │ │ + add r9, pc, r9 │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r5, [r6, #128] @ 0x80 │ │ │ │ mov r2, #5 │ │ │ │ mov r0, r9 │ │ │ │ - ldr r5, [r6, #128] @ 0x80 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov r5, r4 │ │ │ │ add r4, r4, #1 │ │ │ │ - bl 2567c │ │ │ │ + bl 255a8 │ │ │ │ ldr r1, [sl, r4, lsl #3] │ │ │ │ cmp r1, #0 │ │ │ │ - bne 670f4 │ │ │ │ - ldr r3, [pc, #732] @ 67408 │ │ │ │ + bne 69c50 │ │ │ │ + ldr r3, [pc, #728] @ 69f60 │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r6, [r3, #4] │ │ │ │ - bl 72eb8 │ │ │ │ - ldr r3, [pc, #716] @ 6740c │ │ │ │ + bl 75f88 │ │ │ │ + ldr r3, [pc, #712] @ 69f64 │ │ │ │ + mov r4, r0 │ │ │ │ + mov r2, #5 │ │ │ │ + ldr r0, [pc, #704] @ 69f68 │ │ │ │ cmp r6, #0 │ │ │ │ sublt r6, r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r6, lsl #3 │ │ │ │ - ldr r1, [r3, #2232] @ 0x8b8 │ │ │ │ - mov r2, #5 │ │ │ │ - mov r4, r0 │ │ │ │ - ldr r0, [pc, #688] @ 67410 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ + ldr r1, [r3, #2232] @ 0x8b8 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 24260 │ │ │ │ - ldr r3, [pc, #628] @ 673ec │ │ │ │ + bl 24198 │ │ │ │ + ldr r3, [pc, #624] @ 69f44 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r4, [r3, #1084] @ 0x43c │ │ │ │ - b 67004 │ │ │ │ - ldr r6, [pc, #652] @ 67414 │ │ │ │ - ldr r1, [pc, #652] @ 67418 │ │ │ │ + b 69b60 │ │ │ │ + ldr r6, [pc, #648] @ 69f6c │ │ │ │ + mov r4, #0 │ │ │ │ + ldr r1, [pc, #644] @ 69f70 │ │ │ │ + ldr r9, [pc, #644] @ 69f74 │ │ │ │ add r6, pc, r6 │ │ │ │ - add r1, pc, r1 │ │ │ │ ldr r0, [r6, #20] │ │ │ │ - ldr r9, [pc, #640] @ 6741c │ │ │ │ - bl 2399c │ │ │ │ - ldr sl, [pc, #636] @ 67420 │ │ │ │ - ldr r1, [pc, #636] @ 67424 │ │ │ │ - add r9, pc, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - add sl, pc, sl │ │ │ │ - mov r4, #0 │ │ │ │ + ldr sl, [pc, #632] @ 69f78 │ │ │ │ + bl 238d4 │ │ │ │ + ldr r1, [pc, #628] @ 69f7c │ │ │ │ + add r9, pc, r9 │ │ │ │ add r9, r9, #2832 @ 0xb10 │ │ │ │ + add sl, pc, sl │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r5, [r6, #128] @ 0x80 │ │ │ │ mov r2, #5 │ │ │ │ mov r0, sl │ │ │ │ - ldr r5, [r6, #128] @ 0x80 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov r5, r4 │ │ │ │ add r4, r4, #1 │ │ │ │ - bl 2567c │ │ │ │ + bl 255a8 │ │ │ │ ldr r1, [r9, r4, lsl #3] │ │ │ │ cmp r1, #0 │ │ │ │ - bne 671b8 │ │ │ │ - ldr r3, [pc, #568] @ 67428 │ │ │ │ + bne 69d14 │ │ │ │ + ldr r3, [pc, #564] @ 69f80 │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r6, [r3, #12] │ │ │ │ - bl 72eb8 │ │ │ │ - ldr r3, [pc, #552] @ 6742c │ │ │ │ + bl 75f88 │ │ │ │ + ldr r3, [pc, #548] @ 69f84 │ │ │ │ + mov r4, r0 │ │ │ │ + mov r2, #5 │ │ │ │ + ldr r0, [pc, #540] @ 69f88 │ │ │ │ cmp r6, #0 │ │ │ │ sublt r6, r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r6, lsl #3 │ │ │ │ - ldr r1, [r3, #2832] @ 0xb10 │ │ │ │ - mov r2, #5 │ │ │ │ - mov r4, r0 │ │ │ │ - ldr r0, [pc, #524] @ 67430 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ + ldr r1, [r3, #2832] @ 0xb10 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 24260 │ │ │ │ - ldr r3, [pc, #504] @ 67434 │ │ │ │ + bl 24198 │ │ │ │ + ldr r3, [pc, #500] @ 69f8c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r4, [r3] │ │ │ │ - b 67004 │ │ │ │ + b 69b60 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ - bl 23d2c │ │ │ │ + bl 23c64 │ │ │ │ mov r7, r0 │ │ │ │ - b 668c8 │ │ │ │ + b 69484 │ │ │ │ mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 23d2c │ │ │ │ + mov r1, r5 │ │ │ │ + bl 23c64 │ │ │ │ mov r4, r0 │ │ │ │ - b 66870 │ │ │ │ + b 6942c │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r4 │ │ │ │ - bl 23d2c │ │ │ │ + bl 23c64 │ │ │ │ mov r5, r0 │ │ │ │ - b 66928 │ │ │ │ + b 694e4 │ │ │ │ ldrb r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ movne r6, #1 │ │ │ │ - bne 665a8 │ │ │ │ + bne 69150 │ │ │ │ mov r0, r9 │ │ │ │ - bl 24c8c │ │ │ │ - b 665a0 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq r6, lr, r4, lsl #8 │ │ │ │ - eoreq r7, sp, r8, asr #28 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq r7, sp, r0, lsr lr │ │ │ │ - strhteq r6, [lr], -r8 │ │ │ │ - andseq r6, sl, sl, lsr sp │ │ │ │ - eoreq r6, lr, r0, ror r3 │ │ │ │ - andseq pc, r6, r8, lsl #21 │ │ │ │ - eoreq r5, ip, r0, lsr #18 │ │ │ │ - andseq sp, r6, r8, lsr #20 │ │ │ │ - mulseq r6, r4, r9 │ │ │ │ - eoreq r1, lr, ip, ror r7 │ │ │ │ - eoreq r5, ip, ip, asr #17 │ │ │ │ - eoreq r6, lr, ip, asr #5 │ │ │ │ - andeq r1, r0, r4, asr #11 │ │ │ │ - andeq r1, r0, r0, lsl ip │ │ │ │ - andeq r1, r0, r8, ror #19 │ │ │ │ - andeq r1, r0, r8, ror r6 │ │ │ │ - eoreq r6, lr, ip, asr #4 │ │ │ │ - mulseq r7, r8, r1 │ │ │ │ - @ instruction: 0x00001cb8 │ │ │ │ - andseq pc, r6, r0, lsr r9 @ │ │ │ │ - andseq pc, r6, ip, lsl r9 @ │ │ │ │ - ldrdeq r6, [lr], -r0 @ │ │ │ │ - andseq pc, r8, r4, ror #8 │ │ │ │ - eoreq r6, lr, r8, lsl #3 │ │ │ │ - eoreq r6, lr, ip, asr #2 │ │ │ │ - eoreq r6, lr, r8, lsr #2 │ │ │ │ - eoreq r7, sp, ip, asr fp │ │ │ │ - andeq r1, r0, r0, asr r9 │ │ │ │ - eoreq r6, lr, r4 │ │ │ │ - strdeq r5, [lr], -r0 @ │ │ │ │ - eoreq r5, lr, ip, lsr #31 │ │ │ │ - mlaeq lr, r8, pc, r5 @ │ │ │ │ - @ instruction: 0x0016f6b0 │ │ │ │ - eoreq r5, lr, ip, asr #30 │ │ │ │ - bcs feb11de4 <_IO_stdin_used@@MPLAYER_1+0xfe94add4> │ │ │ │ - @ instruction: 0x001623bc │ │ │ │ - andseq pc, r6, r4, ror #10 │ │ │ │ - eoreq r5, ip, ip, asr #8 │ │ │ │ - andeq r1, r0, r8, lsl #16 │ │ │ │ - @ instruction: 0xffffe18c │ │ │ │ - andeq r1, r0, ip, ror #25 │ │ │ │ - andseq pc, r6, r8, ror #6 │ │ │ │ - andseq lr, r6, r0, lsr #30 │ │ │ │ - andseq lr, r6, ip, lsl pc │ │ │ │ - @ instruction: 0x0016f1b8 │ │ │ │ - @ instruction: 0xffffecc4 │ │ │ │ - andseq pc, r6, ip, lsl #1 │ │ │ │ - @ instruction: 0xffffed8c │ │ │ │ - andseq lr, r6, r0, lsr #29 │ │ │ │ - andseq pc, r6, r4, lsl #5 │ │ │ │ - andseq pc, r6, r4, ror #4 │ │ │ │ - @ instruction: 0xffffee24 │ │ │ │ - @ instruction: 0xffffed74 │ │ │ │ - @ instruction: 0xffffec18 │ │ │ │ - @ instruction: 0xfffff15c │ │ │ │ - @ instruction: 0xffffde10 │ │ │ │ - @ instruction: 0xffffe048 │ │ │ │ - andseq lr, r6, ip, asr #30 │ │ │ │ - @ instruction: 0xffffdce4 │ │ │ │ - andseq pc, r6, r4, asr r1 @ │ │ │ │ - eoreq r5, lr, r4, ror #20 │ │ │ │ - eoreq r5, lr, r4, lsr #20 │ │ │ │ - ldrsheq pc, [r6], -ip @ │ │ │ │ - andseq lr, r6, r4, lsl #31 │ │ │ │ - andeq r1, r0, r0, lsr sp │ │ │ │ - strdeq r5, [lr], -r4 @ │ │ │ │ - ldrsbeq sp, [r6], -r0 │ │ │ │ - strhteq r4, [ip], -r8 │ │ │ │ - mulseq r6, r0, pc @ │ │ │ │ - eoreq r5, lr, r8, lsl #19 │ │ │ │ - eoreq r0, lr, ip, ror #27 │ │ │ │ - eoreq r4, ip, r0, lsr pc │ │ │ │ - andseq sp, r6, r0, lsr r0 │ │ │ │ - eoreq r5, lr, ip, lsr #18 │ │ │ │ - andseq pc, r6, r4, lsr #32 │ │ │ │ - eoreq r4, ip, r0, ror #29 │ │ │ │ - andseq ip, r6, r8, ror #31 │ │ │ │ - andseq lr, r6, r4, lsl pc │ │ │ │ - eoreq r0, lr, ip, lsr #26 │ │ │ │ - eoreq r4, ip, r8, ror lr │ │ │ │ - andseq ip, r6, r4, ror pc │ │ │ │ - andeq r1, r0, r4, ror #21 │ │ │ │ - andseq r4, r9, r0, lsr #12 │ │ │ │ - strhteq r5, [lr], -r4 │ │ │ │ - mulseq r6, ip, lr │ │ │ │ - eoreq r4, ip, r8, ror #26 │ │ │ │ - andseq ip, r6, r0, ror lr │ │ │ │ - andseq lr, r6, ip, lsl #27 │ │ │ │ - strhteq r0, [lr], -r4 │ │ │ │ - eoreq r4, ip, r0, lsl #26 │ │ │ │ - @ instruction: 0x0016cdfc │ │ │ │ - strdeq r5, [lr], -r0 @ │ │ │ │ - @ instruction: 0x0016edfc │ │ │ │ - eoreq r4, ip, r0, lsr #25 │ │ │ │ - andseq ip, r6, ip, lsr #27 │ │ │ │ - @ instruction: 0x0016ecfc │ │ │ │ - strdeq r0, [lr], -r0 @ │ │ │ │ - eoreq r4, ip, ip, lsr ip │ │ │ │ - andseq ip, r6, r8, lsr sp │ │ │ │ - andeq r1, r0, ip, lsr #26 │ │ │ │ + bl 24bb8 │ │ │ │ + b 69148 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eorseq r3, r0, r4, lsr #17 │ │ │ │ + strdeq r5, [pc], -r4 @ │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eoreq r5, pc, r4, ror #5 │ │ │ │ + eorseq r3, r0, r8, asr r8 │ │ │ │ + andseq r6, fp, r2, lsr r4 │ │ │ │ + eorseq r3, r0, r4, lsl r8 │ │ │ │ + andseq pc, r7, ip, lsr r1 @ │ │ │ │ + @ instruction: 0x0017efd8 │ │ │ │ + ldrshteq r3, [r0], -r0 │ │ │ │ + andseq sp, r7, r8, lsl r1 │ │ │ │ + eoreq r2, lr, r0, asr #27 │ │ │ │ + andeq r1, r0, ip, lsl sp │ │ │ │ + @ instruction: 0x0017efd0 │ │ │ │ + eorseq r3, r0, r8, ror r7 │ │ │ │ + ldrdeq lr, [pc], -r8 @ │ │ │ │ + eoreq r2, lr, ip, lsr #26 │ │ │ │ + andseq sp, r7, r8, ror r0 │ │ │ │ + eorseq r3, r0, r4, lsr #14 │ │ │ │ + @ instruction: 0x000015b0 │ │ │ │ + strdeq r1, [r0], -ip │ │ │ │ + ldrdeq r1, [r0], -r4 │ │ │ │ + andeq r1, r0, r4, ror #12 │ │ │ │ + eorseq r3, r0, r4, lsr #13 │ │ │ │ + andseq ip, r8, r0, asr #16 │ │ │ │ + andeq r1, r0, r4, lsr #25 │ │ │ │ + @ instruction: 0x0017efd8 │ │ │ │ + andseq lr, r7, r4, asr #31 │ │ │ │ + eorseq r3, r0, r4, lsr #12 │ │ │ │ + andseq lr, r9, r0, lsl #22 │ │ │ │ + eorseq r3, r0, r0, ror #11 │ │ │ │ + eorseq r3, r0, r4, lsr #11 │ │ │ │ + eorseq r3, r0, r4, asr r5 │ │ │ │ + mlaeq pc, r8, pc, r4 @ │ │ │ │ + andeq r1, r0, ip, lsr r9 │ │ │ │ + eorseq r3, r0, r8, asr #8 │ │ │ │ + eorseq r3, r0, r4, lsr r4 │ │ │ │ + ldrshteq r3, [r0], -r0 │ │ │ │ + ldrsbteq r3, [r0], -ip │ │ │ │ + andseq lr, r7, r8, lsr sp │ │ │ │ + mlaseq r0, r0, r3, r3 │ │ │ │ + andseq r1, r7, r8, asr #20 │ │ │ │ + @ instruction: 0x0017ebf0 │ │ │ │ + mlaeq lr, ip, r8, r2 │ │ │ │ + strdeq r1, [r0], -r4 │ │ │ │ + andseq lr, r7, ip, lsl #21 │ │ │ │ + ldrdeq r1, [r0], -r8 │ │ │ │ + @ instruction: 0x0017e9f8 │ │ │ │ + andseq lr, r7, ip, lsr #11 │ │ │ │ + andseq lr, r7, r8, asr #16 │ │ │ │ + mulseq r7, r4, r5 │ │ │ │ + @ instruction: 0xffffeb88 │ │ │ │ + andseq lr, r7, r8, lsl r7 │ │ │ │ + @ instruction: 0xffffec70 │ │ │ │ + andseq lr, r7, ip, lsr #10 │ │ │ │ + andseq lr, r7, r0, lsl #18 │ │ │ │ + @ instruction: 0xffffde84 │ │ │ │ + @ instruction: 0xffffed40 │ │ │ │ + @ instruction: 0xffffec6c │ │ │ │ + @ instruction: 0xffffeaf0 │ │ │ │ + @ instruction: 0xfffff0a0 │ │ │ │ + @ instruction: 0xffffdc5c │ │ │ │ + @ instruction: 0xffffdec8 │ │ │ │ + @ instruction: 0x0017e5dc │ │ │ │ + @ instruction: 0xffffdb20 │ │ │ │ + andseq lr, r7, r0, ror #15 │ │ │ │ + eorseq r2, r0, r4, lsr #29 │ │ │ │ + eorseq r2, r0, r0, ror #28 │ │ │ │ + andseq lr, r7, r4, asr #15 │ │ │ │ + eoreq r2, lr, r4, lsr #8 │ │ │ │ + andseq ip, r7, r0, ror r7 │ │ │ │ + @ instruction: 0x0017e6d0 │ │ │ │ + eoreq lr, pc, r0, ror r2 @ │ │ │ │ + eoreq r2, lr, r8, asr #7 │ │ │ │ + eorseq r2, r0, ip, asr #27 │ │ │ │ + andseq lr, r7, r0, lsl r7 │ │ │ │ + mlaeq lr, r0, r3, r2 │ │ │ │ + @ instruction: 0x0017c6d8 │ │ │ │ + @ instruction: 0x0017e5fc │ │ │ │ + ldrdeq lr, [pc], -r0 @ │ │ │ │ + eoreq r2, lr, r0, lsr #6 │ │ │ │ + andseq ip, r7, ip, ror #12 │ │ │ │ + ldrdeq r1, [r0], -r0 │ │ │ │ + andseq r3, sl, r4, lsl sp │ │ │ │ + eorseq r2, r0, r4, asr ip │ │ │ │ + andseq lr, r7, r8, lsl #11 │ │ │ │ + eoreq r2, lr, r8, lsl r2 │ │ │ │ + andseq ip, r7, r0, ror #10 │ │ │ │ + andseq lr, r7, r4, ror r4 │ │ │ │ + eoreq lr, pc, r8, asr r0 @ │ │ │ │ + eoreq r2, lr, r8, lsr #3 │ │ │ │ + @ instruction: 0x0017c4f4 │ │ │ │ + eorseq r2, r0, ip, lsl #23 │ │ │ │ + andseq lr, r7, r4, ror #9 │ │ │ │ + eoreq r2, lr, r0, asr r1 │ │ │ │ + mulseq r7, ip, r4 │ │ │ │ + andseq lr, r7, r4, ror #7 │ │ │ │ + mlaeq pc, r4, pc, sp @ │ │ │ │ + eoreq r2, lr, r4, ror #1 │ │ │ │ + andseq ip, r7, r0, lsr r4 │ │ │ │ + andeq r1, r0, r8, lsl sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + strd r4, [sp, #-28]! @ 0xffffffe4 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + str lr, [sp, #24] │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r3, #0 │ │ │ │ - sub sp, sp, #8 │ │ │ │ - mov r5, r2 │ │ │ │ + sub sp, sp, #12 │ │ │ │ + mov r7, r2 │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r3 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 21f2c │ │ │ │ + bl 21e94 │ │ │ │ mov r4, r0 │ │ │ │ - bl 21c14 │ │ │ │ - mov sl, r0 │ │ │ │ + bl 21b7c │ │ │ │ + mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 252c8 │ │ │ │ - bl 2240c │ │ │ │ + bl 251f4 │ │ │ │ + bl 22368 │ │ │ │ mov r4, r0 │ │ │ │ - bl 24df4 │ │ │ │ + bl 24d20 │ │ │ │ mov r6, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 24e84 │ │ │ │ - mov r1, #8 │ │ │ │ - mov r5, #0 │ │ │ │ + mov r0, r7 │ │ │ │ + bl 24db0 │ │ │ │ mov r9, r0 │ │ │ │ + mov r1, #8 │ │ │ │ mov r0, #0 │ │ │ │ - bl 252e0 │ │ │ │ + bl 2520c │ │ │ │ + mov r1, r5 │ │ │ │ + mov r5, #0 │ │ │ │ + mov r7, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r5 │ │ │ │ - mov r1, sl │ │ │ │ str r5, [sp] │ │ │ │ - mov r7, r0 │ │ │ │ - bl 2396c │ │ │ │ + bl 238a4 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r5 │ │ │ │ + str r5, [sp] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ - str r5, [sp] │ │ │ │ - bl 2396c │ │ │ │ + bl 238a4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 254d8 │ │ │ │ + bl 25404 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 24e78 │ │ │ │ + bl 24da4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 24134 │ │ │ │ + bl 2406c │ │ │ │ mov r0, r4 │ │ │ │ - bl 24350 │ │ │ │ + bl 24288 │ │ │ │ mov r0, r6 │ │ │ │ - add sp, sp, #8 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ + add sp, sp, #12 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + add sp, sp, #24 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r4, r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bne 675c0 │ │ │ │ + bne 6a154 │ │ │ │ ldr r2, [r0] │ │ │ │ - ldr r5, [pc, #188] @ 675f0 │ │ │ │ cmp r4, #0 │ │ │ │ + ldr r5, [pc, #208] @ 6a184 │ │ │ │ + movne r4, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ add r5, r5, #4 │ │ │ │ - movne r4, #0 │ │ │ │ - bne 67558 │ │ │ │ - b 67588 │ │ │ │ + bne 6a0d0 │ │ │ │ + b 6a110 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #183 @ 0xb7 │ │ │ │ - add r5, r5, #12 │ │ │ │ - beq 675a4 │ │ │ │ + beq 6a12c │ │ │ │ + mov r0, r5 │ │ │ │ mov r2, #3 │ │ │ │ mov r1, r6 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 24080 │ │ │ │ + add r5, r5, #12 │ │ │ │ + bl 23fb8 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 67548 │ │ │ │ - ldr r3, [pc, #124] @ 675f4 │ │ │ │ + bne 6a0c4 │ │ │ │ + ldr r3, [pc, #148] @ 6a188 │ │ │ │ add r4, r4, r4, lsl #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r4, lsl #2 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ add r5, r5, #12 │ │ │ │ cmp r3, r2 │ │ │ │ - beq 67570 │ │ │ │ + beq 6a0ec │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #183 @ 0xb7 │ │ │ │ - bne 67588 │ │ │ │ - ldr r1, [pc, #76] @ 675f8 │ │ │ │ - ldr r0, [pc, #76] @ 675fc │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ + bne 6a110 │ │ │ │ + ldr r1, [pc, #88] @ 6a18c │ │ │ │ + mov r2, #5 │ │ │ │ + ldr r0, [pc, #84] @ 6a190 │ │ │ │ + ldrd r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r2, #5 │ │ │ │ - b 248f0 │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ + add sp, sp, #16 │ │ │ │ + b 2481c │ │ │ │ ldrb r3, [r0, #2] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 675e0 │ │ │ │ + bne 6a174 │ │ │ │ ldrb r1, [r0] │ │ │ │ - ldrb r2, [r0, #1] │ │ │ │ mov r4, r3 │ │ │ │ + ldrb r2, [r0, #1] │ │ │ │ add r2, r2, r1, lsl #8 │ │ │ │ - b 6752c │ │ │ │ + b 6a0a8 │ │ │ │ ldrb r3, [r0, #3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 6752c │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - eoreq r5, ip, r0, lsr r6 │ │ │ │ - eoreq r5, ip, ip, ror #11 │ │ │ │ - @ instruction: 0x00171af4 │ │ │ │ - andseq ip, r6, r4, lsr #19 │ │ │ │ + beq 6a0a8 │ │ │ │ + b 6a100 │ │ │ │ + eoreq r2, lr, r0, asr #21 │ │ │ │ + eoreq r2, lr, r0, lsl #21 │ │ │ │ + @ instruction: 0x001811b8 │ │ │ │ + andseq ip, r7, r4, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + strd r4, [sp, #-28]! @ 0xffffffe4 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + str lr, [sp, #24] │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ subs ip, r1, #0 │ │ │ │ - sub sp, sp, #8 │ │ │ │ + sub sp, sp, #12 │ │ │ │ mov r8, r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ - beq 6771c │ │ │ │ + beq 6a2cc │ │ │ │ mov r3, #0 │ │ │ │ - mov r2, r3 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 21f2c │ │ │ │ + mov r2, r3 │ │ │ │ + bl 21e94 │ │ │ │ mov r4, r0 │ │ │ │ - bl 21c14 │ │ │ │ - mov sl, r0 │ │ │ │ + bl 21b7c │ │ │ │ + mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 252c8 │ │ │ │ + bl 251f4 │ │ │ │ mov r1, #8 │ │ │ │ mov r0, #0 │ │ │ │ - bl 252e0 │ │ │ │ + bl 2520c │ │ │ │ ldrb r3, [r5] │ │ │ │ - cmp r3, #8 │ │ │ │ mov r6, r0 │ │ │ │ - beq 6772c │ │ │ │ - bl 22b68 │ │ │ │ + cmp r3, #8 │ │ │ │ + beq 6a2dc │ │ │ │ + bl 22ac4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 24e84 │ │ │ │ mov r5, #0 │ │ │ │ + bl 24db0 │ │ │ │ + mov r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ - mov r2, r5 │ │ │ │ - mov r1, sl │ │ │ │ str r5, [sp] │ │ │ │ mov r9, r0 │ │ │ │ + mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2396c │ │ │ │ + bl 238a4 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r5 │ │ │ │ + str r5, [sp] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ - str r5, [sp] │ │ │ │ - bl 2396c │ │ │ │ + bl 238a4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 254d8 │ │ │ │ + bl 25404 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 24e78 │ │ │ │ + bl 24da4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 21944 │ │ │ │ - ldr r2, [pc, #96] @ 6773c │ │ │ │ - ldr r1, [pc, #96] @ 67740 │ │ │ │ + bl 218ac │ │ │ │ + ldr r2, [pc, #112] @ 6a2ec │ │ │ │ mov r0, #2 │ │ │ │ + str r5, [sp] │ │ │ │ + ldr r1, [pc, #104] @ 6a2f0 │ │ │ │ + str r0, [sp, #4] │ │ │ │ + mov r0, r4 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r0, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ - mov r0, r4 │ │ │ │ - str r5, [sp] │ │ │ │ - bl 21938 │ │ │ │ + bl 218a0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 24c20 │ │ │ │ + bl 24b4c │ │ │ │ mov r0, r4 │ │ │ │ - bl 24350 │ │ │ │ + bl 24288 │ │ │ │ mov r0, r4 │ │ │ │ - add sp, sp, #8 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ + add sp, sp, #12 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + add sp, sp, #24 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov r0, ip │ │ │ │ - bl 24e84 │ │ │ │ - mov sl, r0 │ │ │ │ - b 6764c │ │ │ │ + bl 24db0 │ │ │ │ + mov r9, r0 │ │ │ │ + b 6a1ec │ │ │ │ mov r1, #4 │ │ │ │ - bl 25598 │ │ │ │ add r5, r5, #1 │ │ │ │ - b 67668 │ │ │ │ - andeq r0, r0, r0, ror r1 │ │ │ │ - andseq r1, r7, r0, asr #19 │ │ │ │ + bl 254c4 │ │ │ │ + b 6a208 │ │ │ │ + muleq r0, r0, r1 │ │ │ │ + andseq r1, r8, r8, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + strd r4, [sp, #-28]! @ 0xffffffe4 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + str lr, [sp, #24] │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ subs ip, r1, #0 │ │ │ │ - sub sp, sp, #8 │ │ │ │ + sub sp, sp, #12 │ │ │ │ mov r8, r0 │ │ │ │ - mov r5, r2 │ │ │ │ + mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - beq 67844 │ │ │ │ + beq 6a410 │ │ │ │ mov r3, #0 │ │ │ │ - mov r2, r3 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 21f2c │ │ │ │ + mov r2, r3 │ │ │ │ + bl 21e94 │ │ │ │ mov r4, r0 │ │ │ │ - bl 21c14 │ │ │ │ - mov sl, r0 │ │ │ │ + bl 21b7c │ │ │ │ + mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 252c8 │ │ │ │ - bl 2240c │ │ │ │ + bl 251f4 │ │ │ │ + bl 22368 │ │ │ │ mov r4, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 24e84 │ │ │ │ - mov r1, #8 │ │ │ │ - mov r5, #0 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 24db0 │ │ │ │ mov r9, r0 │ │ │ │ + mov r1, #8 │ │ │ │ mov r0, #0 │ │ │ │ - bl 252e0 │ │ │ │ + bl 2520c │ │ │ │ + mov r1, r5 │ │ │ │ + mov r5, #0 │ │ │ │ + mov r6, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r5 │ │ │ │ - mov r1, sl │ │ │ │ str r5, [sp] │ │ │ │ - mov r6, r0 │ │ │ │ - bl 2396c │ │ │ │ + bl 238a4 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r5 │ │ │ │ + str r5, [sp] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ - str r5, [sp] │ │ │ │ - bl 2396c │ │ │ │ + bl 238a4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 254d8 │ │ │ │ + bl 25404 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 24e78 │ │ │ │ - ldr r2, [pc, #80] @ 67854 │ │ │ │ - ldr r1, [pc, #80] @ 67858 │ │ │ │ - mov r0, #2 │ │ │ │ - add r2, pc, r2 │ │ │ │ + bl 24da4 │ │ │ │ + mov r1, #2 │ │ │ │ + ldr r2, [pc, #92] @ 6a420 │ │ │ │ mov r3, r7 │ │ │ │ - str r0, [sp, #4] │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 21938 │ │ │ │ + str r1, [sp, #4] │ │ │ │ + ldr r1, [pc, #76] @ 6a424 │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 218a0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 24c20 │ │ │ │ + bl 24b4c │ │ │ │ mov r0, r4 │ │ │ │ - bl 24350 │ │ │ │ + bl 24288 │ │ │ │ mov r0, r4 │ │ │ │ - add sp, sp, #8 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ + add sp, sp, #12 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + add sp, sp, #24 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov r0, ip │ │ │ │ - bl 24e84 │ │ │ │ - mov sl, r0 │ │ │ │ - b 67790 │ │ │ │ + bl 24db0 │ │ │ │ + mov r5, r0 │ │ │ │ + b 6a34c │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - mulseq r7, r8, r8 │ │ │ │ + andseq r0, r8, r4, lsr #30 │ │ │ │ asr r3, r0, #16 │ │ │ │ - vmov s0, r3 │ │ │ │ uxth r0, r0 │ │ │ │ + vmov s0, r3 │ │ │ │ vcvt.f32.s32 s0, s0 │ │ │ │ - b 7b684 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + b 7ed4c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ vpush {d8} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ - ldr r1, [pc, #3980] @ 68818 │ │ │ │ - ldr r2, [pc, #3980] @ 6881c │ │ │ │ + ldr r1, [pc, #4068] @ 6b44c │ │ │ │ + sub sp, sp, #228 @ 0xe4 │ │ │ │ + mov r5, #0 │ │ │ │ + ldr r2, [pc, #4064] @ 6b454 │ │ │ │ + ldr r4, [pc, #4064] @ 6b458 │ │ │ │ add r1, pc, r1 │ │ │ │ + ldr r3, [pc, #4060] @ 6b45c │ │ │ │ ldr r2, [r1, r2] │ │ │ │ - ldr r4, [pc, #3972] @ 68820 │ │ │ │ - sub sp, sp, #228 @ 0xe4 │ │ │ │ - ldr r3, [pc, #3968] @ 68824 │ │ │ │ add r4, pc, r4 │ │ │ │ + ldr r7, [pc, #4056] @ 6b464 │ │ │ │ + ldr sl, [pc, #4056] @ 6b468 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #220] @ 0xdc │ │ │ │ mov r2, #0 │ │ │ │ + str r0, [sp, #52] @ 0x34 │ │ │ │ ldr r8, [r4, r3] │ │ │ │ - mov r3, r0 │ │ │ │ + add r7, pc, r7 │ │ │ │ + add sl, pc, sl │ │ │ │ ldr r0, [r8] │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 372d0 │ │ │ │ - mov r5, #0 │ │ │ │ - ldr r6, [pc, #3928] @ 68828 │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r0, [sp, #28] │ │ │ │ + bl 37bb0 │ │ │ │ + mov r3, r0 │ │ │ │ ldr r0, [r8] │ │ │ │ - bl 372e0 │ │ │ │ - str r5, [sp, #72] @ 0x48 │ │ │ │ + str r3, [sp, #32] │ │ │ │ + bl 37bc0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ - bl 24df4 │ │ │ │ - mov r9, r0 │ │ │ │ - str r0, [sp, #24] │ │ │ │ - bl 23e40 │ │ │ │ - ldr r1, [pc, #3888] @ 6882c │ │ │ │ + str r5, [sp, #72] @ 0x48 │ │ │ │ + bl 24d20 │ │ │ │ + mov fp, r0 │ │ │ │ + str r0, [sp, #28] │ │ │ │ + bl 23d78 │ │ │ │ + ldr r1, [pc, #3980] @ 6b46c │ │ │ │ mov r2, #5 │ │ │ │ + mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r1, [pc, #3872] @ 68830 │ │ │ │ + bl 2481c │ │ │ │ + ldr r1, [pc, #3964] @ 6b470 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 22fac │ │ │ │ - ldr r1, [pc, #3860] @ 68834 │ │ │ │ + bl 22f08 │ │ │ │ + ldr r1, [pc, #3952] @ 6b474 │ │ │ │ mov r2, #5 │ │ │ │ + str r0, [sp, #40] @ 0x28 │ │ │ │ + mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - str r0, [sp, #36] @ 0x24 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r1, [pc, #3840] @ 68838 │ │ │ │ - mov r3, #39 @ 0x27 │ │ │ │ - ldr r1, [r4, r1] │ │ │ │ - str r1, [sp, #32] │ │ │ │ + bl 2481c │ │ │ │ + ldr r3, [pc, #3932] @ 6b478 │ │ │ │ mov r2, r0 │ │ │ │ - mov r0, r9 │ │ │ │ - bl 67744 │ │ │ │ - bl 2240c │ │ │ │ - mov r7, r0 │ │ │ │ - bl 23444 │ │ │ │ - mov r1, r7 │ │ │ │ - mov r0, r9 │ │ │ │ - bl 254d8 │ │ │ │ + mov r0, fp │ │ │ │ + ldr r3, [r4, r3] │ │ │ │ + mov r1, r3 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + mov r3, #39 @ 0x27 │ │ │ │ + bl 6a2f4 │ │ │ │ + bl 22368 │ │ │ │ + mov r6, r0 │ │ │ │ + bl 23388 │ │ │ │ + mov r1, r6 │ │ │ │ + mov r0, fp │ │ │ │ + bl 25404 │ │ │ │ mov r1, r5 │ │ │ │ - mov r0, r7 │ │ │ │ - bl 2261c │ │ │ │ - ldr r1, [pc, #3780] @ 6883c │ │ │ │ + mov r0, r6 │ │ │ │ + bl 22578 │ │ │ │ + ldr r1, [pc, #3868] @ 6b47c │ │ │ │ mov r2, #5 │ │ │ │ + mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r3, [pc, #3764] @ 68840 │ │ │ │ + bl 2481c │ │ │ │ + ldr r3, [pc, #3852] @ 6b480 │ │ │ │ + mov r2, r0 │ │ │ │ + mov r0, fp │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - str r3, [sp, #32] │ │ │ │ mov r1, r3 │ │ │ │ - mov r2, r0 │ │ │ │ - mov r0, r9 │ │ │ │ - bl 67438 │ │ │ │ - ldr r1, [pc, #3740] @ 68844 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + bl 69f90 │ │ │ │ + ldr r1, [pc, #3828] @ 6b484 │ │ │ │ + mov r6, r0 │ │ │ │ mov r2, #5 │ │ │ │ + mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - mov fp, r0 │ │ │ │ - str r0, [sp, #32] │ │ │ │ - mov r0, r6 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r1, [pc, #3716] @ 68848 │ │ │ │ + bl 2481c │ │ │ │ + ldr r1, [pc, #3808] @ 6b488 │ │ │ │ + mov r9, r0 │ │ │ │ mov r2, #5 │ │ │ │ + mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 248f0 │ │ │ │ - mov r2, r5 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r0 │ │ │ │ - mov r0, r7 │ │ │ │ - bl 22fac │ │ │ │ - ldr r1, [pc, #3680] @ 6884c │ │ │ │ - mov r3, #7 │ │ │ │ - ldr r1, [r4, r1] │ │ │ │ - str r1, [sp, #40] @ 0x28 │ │ │ │ - mov r2, r0 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, fp │ │ │ │ - bl 67744 │ │ │ │ - mov r0, r7 │ │ │ │ - ldr r7, [pc, #3648] @ 68850 │ │ │ │ - bl 219a4 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r1, r7 │ │ │ │ - mov r2, #5 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r1, [pc, #3624] @ 68854 │ │ │ │ - mov r3, #12 │ │ │ │ - ldr sl, [r4, r1] │ │ │ │ - mov r1, sl │ │ │ │ + mov r2, r5 │ │ │ │ + mov r0, r9 │ │ │ │ + bl 22f08 │ │ │ │ + ldr r3, [pc, #3772] @ 6b48c │ │ │ │ mov r2, r0 │ │ │ │ - mov r0, fp │ │ │ │ - bl 67744 │ │ │ │ - mov r1, r7 │ │ │ │ - mov r2, #5 │ │ │ │ + mov r9, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r3, [pc, #3584] @ 68858 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ - mov r2, r0 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + mov r3, #7 │ │ │ │ + bl 6a2f4 │ │ │ │ mov r0, r9 │ │ │ │ - bl 67438 │ │ │ │ - ldr r9, [pc, #3560] @ 6885c │ │ │ │ - ldr r1, [pc, #3560] @ 68860 │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r1, pc, r1 │ │ │ │ + bl 2190c │ │ │ │ + mov r1, sl │ │ │ │ mov r2, #5 │ │ │ │ - mov r7, r0 │ │ │ │ - str r0, [r9] │ │ │ │ + mov r0, r7 │ │ │ │ + bl 2481c │ │ │ │ + ldr r3, [pc, #3716] @ 6b490 │ │ │ │ + mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 248f0 │ │ │ │ + ldr r9, [r4, r3] │ │ │ │ mov r3, #12 │ │ │ │ + mov r1, r9 │ │ │ │ + bl 6a2f4 │ │ │ │ mov r1, sl │ │ │ │ + mov r2, #5 │ │ │ │ + ldr sl, [pc, #3684] @ 6b494 │ │ │ │ + mov r0, r7 │ │ │ │ + bl 2481c │ │ │ │ + ldr r3, [pc, #3676] @ 6b498 │ │ │ │ mov r2, r0 │ │ │ │ + mov r0, fp │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r3, [r4, r3] │ │ │ │ + mov r1, r3 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + bl 69f90 │ │ │ │ + ldr r1, [pc, #3648] @ 6b49c │ │ │ │ + mov fp, r0 │ │ │ │ + mov r2, #5 │ │ │ │ + str r0, [sl] │ │ │ │ mov r0, r7 │ │ │ │ - bl 67744 │ │ │ │ - ldr sl, [r9] │ │ │ │ - bl 2240c │ │ │ │ - mov r7, r0 │ │ │ │ - bl 23444 │ │ │ │ - mov r1, r7 │ │ │ │ - mov r0, sl │ │ │ │ - bl 254d8 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ + mov r2, r0 │ │ │ │ + mov r3, #12 │ │ │ │ + mov r1, r9 │ │ │ │ + mov r0, fp │ │ │ │ + bl 6a2f4 │ │ │ │ + ldr fp, [sl] │ │ │ │ + bl 22368 │ │ │ │ + mov r9, r0 │ │ │ │ + bl 23388 │ │ │ │ + mov r1, r9 │ │ │ │ + mov r0, fp │ │ │ │ + bl 25404 │ │ │ │ mov r1, r5 │ │ │ │ - mov r0, r7 │ │ │ │ - bl 2261c │ │ │ │ - ldr r1, [pc, #3472] @ 68864 │ │ │ │ + mov r0, r9 │ │ │ │ + bl 22578 │ │ │ │ + ldr r1, [pc, #3564] @ 6b4a0 │ │ │ │ mov r2, #5 │ │ │ │ + mov r0, r7 │ │ │ │ + ldr r5, [sl] │ │ │ │ add r1, pc, r1 │ │ │ │ - mov r0, r6 │ │ │ │ - ldr r5, [r9] │ │ │ │ - bl 248f0 │ │ │ │ - ldr r3, [pc, #3452] @ 68868 │ │ │ │ - ldr r3, [r4, r3] │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - mov r1, r3 │ │ │ │ + bl 2481c │ │ │ │ + ldr r3, [pc, #3544] @ 6b4a4 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 67438 │ │ │ │ + ldr r3, [r4, r3] │ │ │ │ + mov r1, r3 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + bl 69f90 │ │ │ │ ldr r3, [r8, #1092] @ 0x444 │ │ │ │ - cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ - str r0, [r9, #4] │ │ │ │ - beq 67b20 │ │ │ │ + str r0, [sl, #4] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 6a700 │ │ │ │ ldr r2, [r8, #28] │ │ │ │ cmp r2, #10 │ │ │ │ - beq 695b0 │ │ │ │ - ldr r1, [pc, #3396] @ 6886c │ │ │ │ - ldr r0, [pc, #3396] @ 68870 │ │ │ │ - add r1, pc, r1 │ │ │ │ + beq 6c188 │ │ │ │ + ldr r1, [pc, #3488] @ 6b4a8 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #3484] @ 6b4ac │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r3, #0 │ │ │ │ - mov r1, r3 │ │ │ │ mov r2, r0 │ │ │ │ + mov r1, r3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 67744 │ │ │ │ + bl 6a2f4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 2261c │ │ │ │ - ldr r5, [pc, #3352] @ 68874 │ │ │ │ - ldr r6, [pc, #3352] @ 68878 │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r1, r5 │ │ │ │ + bl 22578 │ │ │ │ + ldr r9, [pc, #3444] @ 6b4b0 │ │ │ │ mov r2, #5 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r1, [pc, #3328] @ 6887c │ │ │ │ - mov r3, #13 │ │ │ │ - ldr r9, [r4, r1] │ │ │ │ - ldr r7, [pc, #3320] @ 68880 │ │ │ │ + ldr r7, [pc, #3440] @ 6b4b4 │ │ │ │ + add r9, pc, r9 │ │ │ │ mov r1, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r0, r7 │ │ │ │ + bl 2481c │ │ │ │ + ldr r3, [pc, #3420] @ 6b4b8 │ │ │ │ mov r2, r0 │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ - bl 67744 │ │ │ │ + mov r0, r6 │ │ │ │ + ldr r5, [r4, r3] │ │ │ │ + mov r3, #13 │ │ │ │ mov r1, r5 │ │ │ │ + bl 6a2f4 │ │ │ │ + mov r1, r9 │ │ │ │ mov r2, #5 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r3, [pc, #3284] @ 68884 │ │ │ │ + ldr r9, [pc, #3388] @ 6b4bc │ │ │ │ + mov r0, r7 │ │ │ │ + bl 2481c │ │ │ │ + ldr r3, [pc, #3380] @ 6b4c0 │ │ │ │ + mov r2, r0 │ │ │ │ + ldr r0, [sp, #28] │ │ │ │ + add r9, pc, r9 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ mov r1, r3 │ │ │ │ - mov r2, r0 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - bl 67438 │ │ │ │ - ldr r1, [pc, #3260] @ 68888 │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ + bl 69f90 │ │ │ │ + ldr r1, [pc, #3352] @ 6b4c4 │ │ │ │ + mov sl, r0 │ │ │ │ mov r2, #5 │ │ │ │ + mov r0, r7 │ │ │ │ + str sl, [r9, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ - mov r5, r0 │ │ │ │ - str r0, [r7, #8] │ │ │ │ - mov r0, r6 │ │ │ │ - bl 248f0 │ │ │ │ - mov r3, #13 │ │ │ │ - mov r1, r9 │ │ │ │ + bl 2481c │ │ │ │ mov r2, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 67744 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - bl 2240c │ │ │ │ + mov r3, #13 │ │ │ │ + mov r1, r5 │ │ │ │ + mov r0, sl │ │ │ │ + bl 6a2f4 │ │ │ │ + ldr sl, [r9, #8] │ │ │ │ + bl 22368 │ │ │ │ mov r5, r0 │ │ │ │ - bl 23444 │ │ │ │ + bl 23388 │ │ │ │ mov r1, r5 │ │ │ │ - mov r0, r9 │ │ │ │ - bl 254d8 │ │ │ │ + mov r0, sl │ │ │ │ + bl 25404 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ - bl 2261c │ │ │ │ - ldr r1, [pc, #3176] @ 6888c │ │ │ │ + bl 22578 │ │ │ │ + ldr r1, [pc, #3268] @ 6b4c8 │ │ │ │ mov r2, #5 │ │ │ │ + mov r0, r7 │ │ │ │ + ldr r5, [r9, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ - mov r0, r6 │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - bl 248f0 │ │ │ │ - ldr r1, [sp, #40] @ 0x28 │ │ │ │ + bl 2481c │ │ │ │ + ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 67438 │ │ │ │ + bl 69f90 │ │ │ │ ldr r3, [r8, #1092] @ 0x444 │ │ │ │ - cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ - str r0, [r7, #12] │ │ │ │ - beq 67c64 │ │ │ │ + str r0, [r9, #12] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 6a844 │ │ │ │ ldr fp, [r8, #28] │ │ │ │ cmp fp, #1 │ │ │ │ - beq 69494 │ │ │ │ - ldr r1, [pc, #3108] @ 68890 │ │ │ │ - ldr r0, [pc, #3108] @ 68894 │ │ │ │ - add r1, pc, r1 │ │ │ │ + beq 6c218 │ │ │ │ + ldr r1, [pc, #3200] @ 6b4cc │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #3196] @ 6b4d0 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r3, #0 │ │ │ │ - mov r1, r3 │ │ │ │ mov r2, r0 │ │ │ │ + mov r1, r3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 67744 │ │ │ │ + bl 6a2f4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 2261c │ │ │ │ - ldr r5, [pc, #3064] @ 68898 │ │ │ │ - ldr r7, [pc, #3064] @ 6889c │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r1, r5 │ │ │ │ + bl 22578 │ │ │ │ + ldr r7, [pc, #3156] @ 6b4d4 │ │ │ │ mov r2, #5 │ │ │ │ - mov r0, r7 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r1, [pc, #3040] @ 688a0 │ │ │ │ - mov r3, #14 │ │ │ │ - ldr r6, [r4, r1] │ │ │ │ - ldr r9, [pc, #3032] @ 688a4 │ │ │ │ - mov r1, r6 │ │ │ │ + ldr r9, [pc, #3152] @ 6b4d8 │ │ │ │ + ldr sl, [pc, #3152] @ 6b4dc │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r1, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ + mov r0, r9 │ │ │ │ + bl 2481c │ │ │ │ + ldr r3, [pc, #3132] @ 6b4e0 │ │ │ │ mov r2, r0 │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ - bl 67744 │ │ │ │ + mov r0, r6 │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r5, [r4, r3] │ │ │ │ + mov r3, #14 │ │ │ │ mov r1, r5 │ │ │ │ + bl 6a2f4 │ │ │ │ + mov r1, r7 │ │ │ │ mov r2, #5 │ │ │ │ - mov r0, r7 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r3, [pc, #2996] @ 688a8 │ │ │ │ + mov r0, r9 │ │ │ │ + bl 2481c │ │ │ │ + ldr r3, [pc, #3088] @ 6b4e4 │ │ │ │ + mov r2, r0 │ │ │ │ + ldr r0, [sp, #28] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ mov r1, r3 │ │ │ │ - mov r2, r0 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - bl 67438 │ │ │ │ - ldr r1, [pc, #2972] @ 688ac │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ + bl 69f90 │ │ │ │ + ldr r1, [pc, #3064] @ 6b4e8 │ │ │ │ + mov r7, r0 │ │ │ │ mov r2, #5 │ │ │ │ + mov r0, r9 │ │ │ │ + str r7, [sl, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ - mov r5, r0 │ │ │ │ - str r0, [r9, #16] │ │ │ │ - mov r0, r7 │ │ │ │ - bl 248f0 │ │ │ │ - mov r3, #14 │ │ │ │ - mov r1, r6 │ │ │ │ + bl 2481c │ │ │ │ mov r2, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 67744 │ │ │ │ - ldr r6, [r9, #16] │ │ │ │ - bl 2240c │ │ │ │ + mov r3, #14 │ │ │ │ + mov r1, r5 │ │ │ │ + mov r0, r7 │ │ │ │ + bl 6a2f4 │ │ │ │ + ldr r7, [sl, #16] │ │ │ │ + bl 22368 │ │ │ │ mov r5, r0 │ │ │ │ - bl 23444 │ │ │ │ + bl 23388 │ │ │ │ mov r1, r5 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 254d8 │ │ │ │ + mov r0, r7 │ │ │ │ + bl 25404 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ - bl 2261c │ │ │ │ - ldr r1, [pc, #2888] @ 688b0 │ │ │ │ + bl 22578 │ │ │ │ + ldr r1, [pc, #2980] @ 6b4ec │ │ │ │ mov r2, #5 │ │ │ │ + mov r0, r9 │ │ │ │ + ldr r5, [sl, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ - mov r0, r7 │ │ │ │ - ldr r5, [r9, #16] │ │ │ │ - bl 248f0 │ │ │ │ - ldr r1, [sp, #40] @ 0x28 │ │ │ │ + bl 2481c │ │ │ │ + ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 67438 │ │ │ │ + bl 69f90 │ │ │ │ ldr r3, [r8, #1092] @ 0x444 │ │ │ │ - cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ - str r0, [r9, #20] │ │ │ │ - beq 67da8 │ │ │ │ + str r0, [sl, #20] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 6a988 │ │ │ │ ldr r2, [r8, #28] │ │ │ │ cmp r2, #3 │ │ │ │ - beq 69414 │ │ │ │ - ldr r1, [pc, #2820] @ 688b4 │ │ │ │ - ldr r0, [pc, #2820] @ 688b8 │ │ │ │ - add r1, pc, r1 │ │ │ │ + beq 6c06c │ │ │ │ + ldr r1, [pc, #2912] @ 6b4f0 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #2908] @ 6b4f4 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r3, #0 │ │ │ │ - mov r1, r3 │ │ │ │ mov r2, r0 │ │ │ │ + mov r1, r3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 67744 │ │ │ │ + bl 6a2f4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 2261c │ │ │ │ - ldr r9, [pc, #2776] @ 688bc │ │ │ │ - ldr fp, [pc, #2776] @ 688c0 │ │ │ │ - ldr r1, [pc, #2776] @ 688c4 │ │ │ │ - add r9, pc, r9 │ │ │ │ - add fp, pc, fp │ │ │ │ - add r1, pc, r1 │ │ │ │ + bl 22578 │ │ │ │ + ldr r9, [pc, #2868] @ 6b4f8 │ │ │ │ mov r2, #5 │ │ │ │ + ldr fp, [pc, #2864] @ 6b4fc │ │ │ │ + ldr r1, [pc, #2864] @ 6b500 │ │ │ │ + add r9, pc, r9 │ │ │ │ mov r0, r9 │ │ │ │ + add fp, pc, fp │ │ │ │ ldr r5, [fp, #16] │ │ │ │ - bl 248f0 │ │ │ │ - ldr r3, [pc, #2748] @ 688c8 │ │ │ │ - ldr r3, [r4, r3] │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - mov r1, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ + ldr r3, [pc, #2840] @ 6b504 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 67438 │ │ │ │ + ldr r3, [r4, r3] │ │ │ │ + mov r1, r3 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + bl 69f90 │ │ │ │ ldr r3, [r8, #1100] @ 0x44c │ │ │ │ - cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r0, [fp, #24] │ │ │ │ - beq 67e40 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 6aa20 │ │ │ │ ldr r2, [r8, #28] │ │ │ │ cmp r2, #3 │ │ │ │ - beq 69394 │ │ │ │ - ldr r1, [pc, #2692] @ 688cc │ │ │ │ - ldr r0, [pc, #2692] @ 688d0 │ │ │ │ - add r1, pc, r1 │ │ │ │ + beq 6bfdc │ │ │ │ + ldr r1, [pc, #2784] @ 6b508 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #2780] @ 6b50c │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r3, #0 │ │ │ │ - mov r1, r3 │ │ │ │ mov r2, r0 │ │ │ │ + mov r1, r3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 67744 │ │ │ │ + bl 6a2f4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 2261c │ │ │ │ - ldr r5, [pc, #2648] @ 688d4 │ │ │ │ - ldr r1, [pc, #2648] @ 688d8 │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ + bl 22578 │ │ │ │ + ldr r5, [pc, #2740] @ 6b510 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r1, [pc, #2736] @ 6b514 │ │ │ │ + ldr r7, [pc, #2736] @ 6b518 │ │ │ │ + add r5, pc, r5 │ │ │ │ mov r0, r5 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r6, [pc, #2628] @ 688dc │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r9, r0 │ │ │ │ + mov r1, r7 │ │ │ │ mov r2, #5 │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r1, r6 │ │ │ │ - mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 248f0 │ │ │ │ - mov r2, #0 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r0 │ │ │ │ - mov r0, r7 │ │ │ │ - bl 22fac │ │ │ │ - ldr sl, [sp, #32] │ │ │ │ - ldr r1, [pc, #2584] @ 688e0 │ │ │ │ - mov r3, #15 │ │ │ │ - ldr r1, [r4, r1] │ │ │ │ - str r1, [sp, #40] @ 0x28 │ │ │ │ + mov r2, #0 │ │ │ │ + mov r0, r9 │ │ │ │ + bl 22f08 │ │ │ │ + ldr r3, [pc, #2680] @ 6b51c │ │ │ │ mov r2, r0 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, sl │ │ │ │ - bl 67744 │ │ │ │ - mov r0, r7 │ │ │ │ - bl 219a4 │ │ │ │ - ldr r1, [pc, #2548] @ 688e4 │ │ │ │ + mov r9, r0 │ │ │ │ + mov r0, r6 │ │ │ │ + ldr r3, [r4, r3] │ │ │ │ + mov r1, r3 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + mov r3, #15 │ │ │ │ + bl 6a2f4 │ │ │ │ + mov r0, r9 │ │ │ │ + bl 2190c │ │ │ │ + ldr r1, [pc, #2640] @ 6b520 │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 248f0 │ │ │ │ - mov r1, r6 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ + mov r9, r0 │ │ │ │ + mov r1, r7 │ │ │ │ mov r2, #5 │ │ │ │ - mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 248f0 │ │ │ │ - mov r2, #0 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r0 │ │ │ │ - mov r0, r7 │ │ │ │ - bl 22fac │ │ │ │ - ldr r1, [pc, #2496] @ 688e8 │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r1, [r4, r1] │ │ │ │ - str r1, [sp, #32] │ │ │ │ + mov r2, #0 │ │ │ │ + mov r0, r9 │ │ │ │ + bl 22f08 │ │ │ │ + ldr r3, [pc, #2588] @ 6b524 │ │ │ │ mov r2, r0 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, sl │ │ │ │ - bl 67744 │ │ │ │ - mov r0, r7 │ │ │ │ - bl 219a4 │ │ │ │ - ldr r1, [pc, #2460] @ 688ec │ │ │ │ + mov r9, r0 │ │ │ │ + mov r0, r6 │ │ │ │ + ldr r3, [r4, r3] │ │ │ │ + mov r1, r3 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + mov r3, #16 │ │ │ │ + bl 6a2f4 │ │ │ │ + mov r0, r9 │ │ │ │ + bl 2190c │ │ │ │ + ldr r1, [pc, #2548] @ 6b528 │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r1, [pc, #2444] @ 688f0 │ │ │ │ - mov r3, #17 │ │ │ │ - ldr r1, [r4, r1] │ │ │ │ - str r1, [sp, #32] │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ + ldr r3, [pc, #2532] @ 6b52c │ │ │ │ mov r2, r0 │ │ │ │ - mov r0, sl │ │ │ │ - bl 67744 │ │ │ │ - bl 2240c │ │ │ │ - mov r7, r0 │ │ │ │ - bl 23444 │ │ │ │ - mov r1, r7 │ │ │ │ - mov r0, sl │ │ │ │ - bl 254d8 │ │ │ │ - mov r0, r7 │ │ │ │ + mov r0, r6 │ │ │ │ + ldr r3, [r4, r3] │ │ │ │ + mov r1, r3 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + mov r3, #17 │ │ │ │ + bl 6a2f4 │ │ │ │ + bl 22368 │ │ │ │ + mov r9, r0 │ │ │ │ + bl 23388 │ │ │ │ + mov r1, r9 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 25404 │ │ │ │ + mov r0, r9 │ │ │ │ mov r1, #0 │ │ │ │ - bl 2261c │ │ │ │ - ldr r1, [pc, #2384] @ 688f4 │ │ │ │ + bl 22578 │ │ │ │ + ldr r1, [pc, #2468] @ 6b530 │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 248f0 │ │ │ │ - mov r1, r6 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ + mov r9, r0 │ │ │ │ + mov r1, r7 │ │ │ │ mov r2, #5 │ │ │ │ - mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 248f0 │ │ │ │ - mov r2, #0 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r0 │ │ │ │ - mov r0, r7 │ │ │ │ - bl 22fac │ │ │ │ - ldr r1, [pc, #2332] @ 688f8 │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r1, [r4, r1] │ │ │ │ - str r1, [sp, #32] │ │ │ │ + mov r2, #0 │ │ │ │ + mov r0, r9 │ │ │ │ + bl 22f08 │ │ │ │ + ldr r3, [pc, #2416] @ 6b534 │ │ │ │ mov r2, r0 │ │ │ │ + mov sl, r0 │ │ │ │ + mov r0, r6 │ │ │ │ + ldr r3, [r4, r3] │ │ │ │ + mov r1, r3 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + mov r3, #8 │ │ │ │ + bl 6a2f4 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 67744 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r9 │ │ │ │ - bl 219a4 │ │ │ │ - mov r0, r7 │ │ │ │ + bl 2190c │ │ │ │ ldr r1, [r8, #1116] @ 0x45c │ │ │ │ + mov r0, r9 │ │ │ │ clz r1, r1 │ │ │ │ lsr r1, r1, #5 │ │ │ │ - bl 2261c │ │ │ │ - ldr r1, [pc, #2272] @ 688fc │ │ │ │ + bl 22578 │ │ │ │ + ldr r1, [pc, #2352] @ 6b538 │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 248f0 │ │ │ │ - mov r1, r6 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ + mov r1, r7 │ │ │ │ mov r2, #5 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 248f0 │ │ │ │ - mov r2, #0 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r0 │ │ │ │ + mov r2, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 22fac │ │ │ │ - ldr r1, [pc, #2220] @ 68900 │ │ │ │ - mov r3, #9 │ │ │ │ - ldr r1, [r4, r1] │ │ │ │ - str r1, [sp, #32] │ │ │ │ - mov r2, r0 │ │ │ │ + bl 22f08 │ │ │ │ + ldr r3, [pc, #2300] @ 6b53c │ │ │ │ mov r7, r0 │ │ │ │ - mov r0, sl │ │ │ │ - bl 67744 │ │ │ │ + mov r0, r6 │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r3, [r4, r3] │ │ │ │ + mov r1, r3 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + mov r3, #9 │ │ │ │ + bl 6a2f4 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 219a4 │ │ │ │ - mov r0, r6 │ │ │ │ + bl 2190c │ │ │ │ ldr r1, [r8, #1116] @ 0x45c │ │ │ │ + mov r0, r6 │ │ │ │ clz r1, r1 │ │ │ │ lsr r1, r1, #5 │ │ │ │ - bl 2261c │ │ │ │ - ldr r1, [pc, #2160] @ 68904 │ │ │ │ + bl 22578 │ │ │ │ + ldr r1, [pc, #2236] @ 6b540 │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r3, [pc, #2144] @ 68908 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ + ldr r3, [pc, #2220] @ 6b544 │ │ │ │ + mov r2, r0 │ │ │ │ + ldr r0, [sp, #28] │ │ │ │ ldr r7, [r4, r3] │ │ │ │ mov r1, r7 │ │ │ │ - mov r2, r0 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - bl 67438 │ │ │ │ - ldr r1, [pc, #2124] @ 6890c │ │ │ │ - mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ + bl 69f90 │ │ │ │ + ldr r1, [pc, #2200] @ 6b548 │ │ │ │ mov r6, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 248f0 │ │ │ │ - mov r3, #1 │ │ │ │ - mov r1, r7 │ │ │ │ - mov r2, r0 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 67744 │ │ │ │ - ldr r1, [pc, #2084] @ 68910 │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r0, [sp, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r1, [pc, #2064] @ 68914 │ │ │ │ - mov r3, #3 │ │ │ │ - ldr r1, [r4, r1] │ │ │ │ - str r1, [sp, #32] │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r2, r0 │ │ │ │ + mov r1, r7 │ │ │ │ + mov r3, #1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 67744 │ │ │ │ - ldr r1, [pc, #2040] @ 68918 │ │ │ │ + bl 6a2f4 │ │ │ │ + ldr r1, [pc, #2160] @ 6b54c │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r0, [sp, #52] @ 0x34 │ │ │ │ + str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r1, [pc, #2020] @ 6891c │ │ │ │ - mov r3, #2 │ │ │ │ - ldr r1, [r4, r1] │ │ │ │ - str r1, [sp, #32] │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ + ldr r3, [pc, #2140] @ 6b550 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 67744 │ │ │ │ - ldr r1, [pc, #1996] @ 68920 │ │ │ │ + ldr r3, [r4, r3] │ │ │ │ + mov r1, r3 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + mov r3, #3 │ │ │ │ + bl 6a2f4 │ │ │ │ + ldr r1, [pc, #2112] @ 6b554 │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r1, [pc, #1976] @ 68924 │ │ │ │ - mov r3, #5 │ │ │ │ - ldr r1, [r4, r1] │ │ │ │ - str r1, [sp, #32] │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ + ldr r3, [pc, #2092] @ 6b558 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 67744 │ │ │ │ - ldr r1, [pc, #1952] @ 68928 │ │ │ │ + ldr r3, [r4, r3] │ │ │ │ + mov r1, r3 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + mov r3, #2 │ │ │ │ + bl 6a2f4 │ │ │ │ + ldr r1, [pc, #2064] @ 6b55c │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ mov r0, r5 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r1, [pc, #1932] @ 6892c │ │ │ │ - mov r3, #4 │ │ │ │ - ldr r1, [r4, r1] │ │ │ │ - str r1, [sp, #32] │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ + ldr r3, [pc, #2044] @ 6b560 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 67744 │ │ │ │ + ldr r3, [r4, r3] │ │ │ │ + mov r1, r3 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + mov r3, #5 │ │ │ │ + bl 6a2f4 │ │ │ │ + ldr r1, [pc, #2016] @ 6b564 │ │ │ │ + mov r2, #5 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ - bl 2240c │ │ │ │ + mov r0, r5 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ + ldr r3, [pc, #1996] @ 6b568 │ │ │ │ + mov r2, r0 │ │ │ │ + mov r0, r6 │ │ │ │ + ldr r3, [r4, r3] │ │ │ │ + mov r1, r3 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + mov r3, #4 │ │ │ │ + bl 6a2f4 │ │ │ │ + str r0, [sp, #68] @ 0x44 │ │ │ │ + bl 22368 │ │ │ │ mov r7, r0 │ │ │ │ - bl 23444 │ │ │ │ + bl 23388 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 254d8 │ │ │ │ + bl 25404 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ - bl 2261c │ │ │ │ - ldr r1, [pc, #1868] @ 68930 │ │ │ │ + bl 22578 │ │ │ │ + ldr r1, [pc, #1928] @ 6b56c │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r1, [pc, #1852] @ 68934 │ │ │ │ - mov r3, #21 │ │ │ │ - ldr r1, [r4, r1] │ │ │ │ - str r1, [sp, #32] │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ + ldr r3, [pc, #1912] @ 6b570 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 67744 │ │ │ │ - ldr r1, [pc, #1828] @ 68938 │ │ │ │ + ldr r3, [r4, r3] │ │ │ │ + mov r1, r3 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + mov r3, #21 │ │ │ │ + bl 6a2f4 │ │ │ │ + ldr r1, [pc, #1884] @ 6b574 │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r1, [pc, #1808] @ 6893c │ │ │ │ - mov r3, #23 │ │ │ │ - ldr r1, [r4, r1] │ │ │ │ - str r1, [sp, #32] │ │ │ │ - mov r2, r0 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 67744 │ │ │ │ - ldr r1, [pc, #1784] @ 68940 │ │ │ │ - mov r2, #5 │ │ │ │ add r1, pc, r1 │ │ │ │ - str r0, [sp, #68] @ 0x44 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r1, [pc, #1764] @ 68944 │ │ │ │ - mov r3, #25 │ │ │ │ - ldr r1, [r4, r1] │ │ │ │ - str r1, [sp, #32] │ │ │ │ + bl 2481c │ │ │ │ + ldr r3, [pc, #1864] @ 6b578 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 67744 │ │ │ │ - ldr r1, [pc, #1740] @ 68948 │ │ │ │ + ldr r3, [r4, r3] │ │ │ │ + mov r1, r3 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + mov r3, #23 │ │ │ │ + bl 6a2f4 │ │ │ │ + ldr r1, [pc, #1836] @ 6b57c │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r1, [pc, #1720] @ 6894c │ │ │ │ - mov r3, #20 │ │ │ │ - ldr r1, [r4, r1] │ │ │ │ - str r1, [sp, #32] │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ + ldr r3, [pc, #1816] @ 6b580 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 67744 │ │ │ │ - ldr r1, [pc, #1696] @ 68950 │ │ │ │ + ldr r3, [r4, r3] │ │ │ │ + mov r1, r3 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + mov r3, #25 │ │ │ │ + bl 6a2f4 │ │ │ │ + ldr r1, [pc, #1788] @ 6b584 │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r1, [pc, #1676] @ 68954 │ │ │ │ - mov r3, #22 │ │ │ │ - ldr r1, [r4, r1] │ │ │ │ - str r1, [sp, #32] │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ + ldr r3, [pc, #1768] @ 6b588 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 67744 │ │ │ │ - ldr r1, [pc, #1652] @ 68958 │ │ │ │ + ldr r3, [r4, r3] │ │ │ │ + mov r1, r3 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + mov r3, #20 │ │ │ │ + bl 6a2f4 │ │ │ │ + ldr r1, [pc, #1740] @ 6b58c │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r1, [pc, #1632] @ 6895c │ │ │ │ - mov r3, #24 │ │ │ │ - ldr r1, [r4, r1] │ │ │ │ - str r1, [sp, #32] │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ + ldr r3, [pc, #1720] @ 6b590 │ │ │ │ + mov r2, r0 │ │ │ │ + mov r0, r6 │ │ │ │ + ldr r3, [r4, r3] │ │ │ │ + mov r1, r3 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + mov r3, #22 │ │ │ │ + bl 6a2f4 │ │ │ │ + ldr r1, [pc, #1692] @ 6b594 │ │ │ │ + mov r3, r0 │ │ │ │ + mov r2, #5 │ │ │ │ + mov r0, r5 │ │ │ │ + mov r5, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ + ldr r3, [pc, #1668] @ 6b598 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 67744 │ │ │ │ + ldr r3, [r4, r3] │ │ │ │ + mov r1, r3 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + mov r3, #24 │ │ │ │ + bl 6a2f4 │ │ │ │ ldr r1, [r8, #1116] @ 0x45c │ │ │ │ + mov r6, r0 │ │ │ │ cmp r1, #0 │ │ │ │ - mov r5, r0 │ │ │ │ - bne 683b8 │ │ │ │ + bne 6afd4 │ │ │ │ ldr r3, [r8, #1072] @ 0x430 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 68338 │ │ │ │ + beq 6af54 │ │ │ │ ldrb r1, [r3] │ │ │ │ subs r1, r1, #0 │ │ │ │ movne r1, #1 │ │ │ │ - ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 2261c │ │ │ │ - ldr r0, [sp, #52] @ 0x34 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 2261c │ │ │ │ + ldr r0, [sp, #48] @ 0x30 │ │ │ │ + bl 22578 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ mov r1, #0 │ │ │ │ - bl 2261c │ │ │ │ + bl 22578 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ mov r1, #0 │ │ │ │ - bl 2261c │ │ │ │ + bl 22578 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ - bl 2261c │ │ │ │ - mov r1, #0 │ │ │ │ - mov r0, fp │ │ │ │ - bl 2261c │ │ │ │ + bl 22578 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ - bl 2261c │ │ │ │ + bl 22578 │ │ │ │ + mov r0, fp │ │ │ │ mov r1, #0 │ │ │ │ + bl 22578 │ │ │ │ mov r0, sl │ │ │ │ - bl 2261c │ │ │ │ mov r1, #0 │ │ │ │ + bl 22578 │ │ │ │ mov r0, r9 │ │ │ │ - bl 2261c │ │ │ │ mov r1, #0 │ │ │ │ + bl 22578 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2261c │ │ │ │ mov r1, #0 │ │ │ │ + bl 22578 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2261c │ │ │ │ - ldr r1, [pc, #1440] @ 68960 │ │ │ │ - ldr r0, [pc, #1440] @ 68964 │ │ │ │ - add r1, pc, r1 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 22578 │ │ │ │ + mov r0, r6 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 22578 │ │ │ │ + ldr r1, [pc, #1472] @ 6b59c │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #1468] @ 6b5a0 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r1, [pc, #1424] @ 68968 │ │ │ │ - mov r3, #11 │ │ │ │ - ldr r1, [r4, r1] │ │ │ │ - str r1, [sp, #32] │ │ │ │ + bl 2481c │ │ │ │ + ldr r3, [pc, #1456] @ 6b5a4 │ │ │ │ mov r2, r0 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - bl 67744 │ │ │ │ + ldr r0, [sp, #28] │ │ │ │ + ldr r3, [r4, r3] │ │ │ │ + mov r1, r3 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + mov r3, #11 │ │ │ │ + bl 6a2f4 │ │ │ │ ldr r3, [r8, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 68c1c │ │ │ │ - ldr r3, [pc, #1388] @ 6896c │ │ │ │ + beq 6b82c │ │ │ │ + ldr r3, [pc, #1416] @ 6b5a8 │ │ │ │ vmov.f32 s14, #240 @ 0xbf800000 -1.0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ vldr s15, [r3] │ │ │ │ vcmp.f32 s15, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne 69120 │ │ │ │ - mov fp, #0 │ │ │ │ - mov sl, fp │ │ │ │ - mov r9, #1 │ │ │ │ - str fp, [sp, #32] │ │ │ │ + bne 6bd68 │ │ │ │ + mov r7, #0 │ │ │ │ + mov sl, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + mov fp, r7 │ │ │ │ ldr r3, [r8, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 69188 │ │ │ │ + beq 6bdd0 │ │ │ │ add r3, r3, #1136 @ 0x470 │ │ │ │ + vldr s15, [pc, #1004] @ 6b448 │ │ │ │ vldr s14, [r3, #8] │ │ │ │ - vldr s15, [pc, #972] @ 6880c │ │ │ │ vsub.f32 s15, s14, s15 │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - blt 69c10 │ │ │ │ - vldr s13, [pc, #956] @ 68810 │ │ │ │ + blt 6c878 │ │ │ │ + vldr s13, [pc, #988] @ 6b450 │ │ │ │ vcmpe.f32 s15, s13 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bhi 699b4 │ │ │ │ - vldr s14, [pc, #944] @ 68814 │ │ │ │ - ldr r1, [pc, #1288] @ 68970 │ │ │ │ - ldr r0, [pc, #1288] @ 68974 │ │ │ │ + bhi 6c624 │ │ │ │ + vldr s14, [pc, #988] @ 6b460 │ │ │ │ + mov r2, #5 │ │ │ │ + ldr r1, [pc, #1312] @ 6b5ac │ │ │ │ + ldr r0, [pc, #1312] @ 6b5b0 │ │ │ │ vcmpe.f32 s15, s14 │ │ │ │ + ldr r5, [pc, #1308] @ 6b5b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r2, #5 │ │ │ │ - ldr r5, [pc, #1272] @ 68978 │ │ │ │ + add r5, pc, r5 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ movhi r6, #1 │ │ │ │ movls r6, #0 │ │ │ │ - bl 248f0 │ │ │ │ - add r5, pc, r5 │ │ │ │ + bl 2481c │ │ │ │ cmp r6, #0 │ │ │ │ - beq 69bc0 │ │ │ │ - ldr r3, [pc, #1244] @ 6897c │ │ │ │ - ldr r2, [pc, #1244] @ 68980 │ │ │ │ - ldr r1, [pc, #1244] @ 68984 │ │ │ │ + beq 6c828 │ │ │ │ + ldr r3, [pc, #1272] @ 6b5b8 │ │ │ │ + ldr r1, [pc, #1272] @ 6b5bc │ │ │ │ + ldr r2, [pc, #1272] @ 6b5c0 │ │ │ │ add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ + add r2, pc, r2 │ │ │ │ stmib sp, {r0, r3} │ │ │ │ - ldr r3, [pc, #1228] @ 68988 │ │ │ │ + ldr r3, [pc, #1256] @ 6b5c4 │ │ │ │ + str r1, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ - add r3, pc, r3 │ │ │ │ add r5, sp, #140 @ 0x8c │ │ │ │ + mov r0, r5 │ │ │ │ + str r2, [sp, #20] │ │ │ │ + mov r2, #1 │ │ │ │ + add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #32 │ │ │ │ - mov r0, r5 │ │ │ │ - str r1, [sp, #20] │ │ │ │ - str r2, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ - mov r2, #1 │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ - bl 2240c │ │ │ │ - ldr r7, [pc, #1180] @ 6898c │ │ │ │ - add r7, pc, r7 │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ + bl 22368 │ │ │ │ mov r6, r0 │ │ │ │ - bl 23444 │ │ │ │ + bl 23388 │ │ │ │ + ldr r0, [sp, #28] │ │ │ │ mov r1, r6 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - bl 254d8 │ │ │ │ + bl 25404 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, #0 │ │ │ │ - bl 2261c │ │ │ │ - ldr r1, [pc, #1144] @ 68990 │ │ │ │ + ldr r6, [pc, #1180] @ 6b5c8 │ │ │ │ + bl 22578 │ │ │ │ + ldr r1, [pc, #1176] @ 6b5cc │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r0, r7 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r3, [pc, #1128] @ 68994 │ │ │ │ - ldr r6, [pc, #1128] @ 68998 │ │ │ │ - ldr r3, [r4, r3] │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - mov r1, r3 │ │ │ │ add r6, pc, r6 │ │ │ │ + mov r0, r6 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ + ldr r3, [pc, #1156] @ 6b5d0 │ │ │ │ mov r2, r0 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - bl 67438 │ │ │ │ - ldr r3, [pc, #1100] @ 6899c │ │ │ │ - ldr r2, [pc, #1100] @ 689a0 │ │ │ │ - str r0, [r6, #28] │ │ │ │ + ldr r0, [sp, #28] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r1, [sp, #40] @ 0x28 │ │ │ │ - mov r3, r9 │ │ │ │ - str r2, [sp] │ │ │ │ + mov r1, r3 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + bl 69f90 │ │ │ │ mov r2, r5 │ │ │ │ - bl 67600 │ │ │ │ - ldr r3, [pc, #1068] @ 689a4 │ │ │ │ - ldr r2, [pc, #1068] @ 689a8 │ │ │ │ - ldr r1, [pc, #1068] @ 689ac │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r0, [sp, #52] @ 0x34 │ │ │ │ - ldr r3, [r4, r3] │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - ldr r1, [sp, #40] @ 0x28 │ │ │ │ - ldr r0, [r6, #28] │ │ │ │ - bl 67600 │ │ │ │ - ldr r3, [pc, #1032] @ 689b0 │ │ │ │ - ldr r2, [pc, #1032] @ 689b4 │ │ │ │ - ldr r3, [r4, r3] │ │ │ │ - str r3, [sp, #32] │ │ │ │ - ldr r1, [pc, #1024] @ 689b8 │ │ │ │ + ldr r5, [pc, #1128] @ 6b5d4 │ │ │ │ + mov ip, #31 │ │ │ │ + movt ip, #1 │ │ │ │ mov r3, sl │ │ │ │ - str r1, [sp] │ │ │ │ + ldr r1, [pc, #1116] @ 6b5d8 │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r0, [r5, #28] │ │ │ │ + ldr r1, [r4, r1] │ │ │ │ + str ip, [sp] │ │ │ │ + str r1, [sp, #36] @ 0x24 │ │ │ │ + bl 6a194 │ │ │ │ + ldr r2, [pc, #1092] @ 6b5dc │ │ │ │ + mov sl, r0 │ │ │ │ + mov r3, fp │ │ │ │ + ldr r0, [r5, #28] │ │ │ │ + ldr r2, [r4, r2] │ │ │ │ + mov r1, r2 │ │ │ │ + str r2, [sp, #36] @ 0x24 │ │ │ │ + mov r2, #31 │ │ │ │ + movt r2, #3 │ │ │ │ + str r2, [sp] │ │ │ │ + ldr r2, [pc, #1056] @ 6b5e0 │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [sp, #32] │ │ │ │ + bl 6a194 │ │ │ │ + ldr r2, [pc, #1048] @ 6b5e4 │ │ │ │ + mov r3, r9 │ │ │ │ mov r9, r0 │ │ │ │ - ldr r0, [r6, #28] │ │ │ │ - bl 67600 │ │ │ │ - ldr r1, [pc, #996] @ 689bc │ │ │ │ + ldr r0, [r5, #28] │ │ │ │ + ldr r2, [r4, r2] │ │ │ │ + mov r1, r2 │ │ │ │ + str r2, [sp, #36] @ 0x24 │ │ │ │ + mov r2, #31 │ │ │ │ + movt r2, #2 │ │ │ │ + str r2, [sp] │ │ │ │ + ldr r2, [pc, #1012] @ 6b5e8 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl 6a194 │ │ │ │ + ldr r1, [pc, #1004] @ 6b5ec │ │ │ │ + mov r3, r0 │ │ │ │ mov r2, #5 │ │ │ │ + mov r0, r6 │ │ │ │ + ldr r6, [r5, #28] │ │ │ │ + mov r5, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r6, [r6, #28] │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, r7 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r3, [pc, #972] @ 689c0 │ │ │ │ - ldr r1, [pc, #972] @ 689c4 │ │ │ │ - ldr r3, [r4, r3] │ │ │ │ - str r3, [sp, #32] │ │ │ │ - str r1, [sp] │ │ │ │ - mov r3, fp │ │ │ │ - ldr r1, [sp, #32] │ │ │ │ + bl 2481c │ │ │ │ + ldr r1, [pc, #976] @ 6b5f0 │ │ │ │ + mov ip, #31 │ │ │ │ + movt ip, #4 │ │ │ │ mov r2, r0 │ │ │ │ + mov r3, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 67600 │ │ │ │ + ldr r1, [r4, r1] │ │ │ │ + str ip, [sp] │ │ │ │ + str r1, [sp, #36] @ 0x24 │ │ │ │ + bl 6a194 │ │ │ │ ldr r7, [r8, #1116] @ 0x45c │ │ │ │ - cmp r7, #0 │ │ │ │ mov r6, r0 │ │ │ │ - beq 69bdc │ │ │ │ + cmp r7, #0 │ │ │ │ + beq 6c844 │ │ │ │ ldr r3, [r8, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 68c1c │ │ │ │ - ldr r5, [pc, #912] @ 689c8 │ │ │ │ - ldr r1, [pc, #912] @ 689cc │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ + beq 6b82c │ │ │ │ + ldr r5, [pc, #912] @ 6b5f4 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r1, [pc, #908] @ 6b5f8 │ │ │ │ + ldr r6, [pc, #908] @ 6b5fc │ │ │ │ + add r5, pc, r5 │ │ │ │ mov r0, r5 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r3, [pc, #892] @ 689d0 │ │ │ │ - ldr r6, [pc, #892] @ 689d4 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ + ldr r3, [pc, #892] @ 6b600 │ │ │ │ + mov r2, r0 │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r0, [sp, #28] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - str r3, [sp, #32] │ │ │ │ mov r1, r3 │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, r0 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - bl 67438 │ │ │ │ - ldr r1, [pc, #864] @ 689d8 │ │ │ │ - mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + bl 69f90 │ │ │ │ + ldr r1, [pc, #864] @ 6b604 │ │ │ │ mov r7, r0 │ │ │ │ - str r0, [r6, #32] │ │ │ │ + mov r2, #5 │ │ │ │ mov r0, r5 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r3, [pc, #840] @ 689dc │ │ │ │ - mov r1, #32 │ │ │ │ + str r7, [r6, #32] │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ + ldr r3, [pc, #840] @ 6b608 │ │ │ │ + mov ip, #32 │ │ │ │ + mov r2, r0 │ │ │ │ + mov r0, r7 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - str r3, [sp, #32] │ │ │ │ - str r1, [sp] │ │ │ │ mov r1, r3 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r8, #20] │ │ │ │ + str ip, [sp] │ │ │ │ cmn r3, #1 │ │ │ │ movne r3, #0 │ │ │ │ moveq r3, #1 │ │ │ │ - mov r2, r0 │ │ │ │ - mov r0, r7 │ │ │ │ - bl 67600 │ │ │ │ - ldr r1, [pc, #792] @ 689e0 │ │ │ │ + bl 6a194 │ │ │ │ + ldr r1, [pc, #792] @ 6b60c │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r6, #32] │ │ │ │ - mov sl, r0 │ │ │ │ + mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r3, [pc, #768] @ 689e4 │ │ │ │ - ldr r1, [pc, #768] @ 689e8 │ │ │ │ + ldr r7, [r6, #32] │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ + ldr r3, [pc, #768] @ 6b610 │ │ │ │ + mov ip, #32 │ │ │ │ + movt ip, #90 @ 0x5a │ │ │ │ + mov r2, r0 │ │ │ │ + mov r0, r7 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - str r3, [sp, #32] │ │ │ │ - str r1, [sp] │ │ │ │ mov r1, r3 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r8, #20] │ │ │ │ + str ip, [sp] │ │ │ │ sub r3, r3, #1 │ │ │ │ clz r3, r3 │ │ │ │ lsr r3, r3, #5 │ │ │ │ - mov r2, r0 │ │ │ │ - mov r0, r7 │ │ │ │ - bl 67600 │ │ │ │ - ldr r1, [pc, #724] @ 689ec │ │ │ │ + bl 6a194 │ │ │ │ + ldr r1, [pc, #716] @ 6b614 │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r6, #32] │ │ │ │ - mov r9, r0 │ │ │ │ + mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r3, [pc, #700] @ 689f0 │ │ │ │ - ldr r1, [pc, #700] @ 689f4 │ │ │ │ + ldr sl, [r6, #32] │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ + ldr r3, [pc, #692] @ 6b618 │ │ │ │ + mov ip, #32 │ │ │ │ + movt ip, #65446 @ 0xffa6 │ │ │ │ + mov r2, r0 │ │ │ │ + mov r0, sl │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - str r3, [sp, #32] │ │ │ │ - str r1, [sp] │ │ │ │ mov r1, r3 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r8, #20] │ │ │ │ + str ip, [sp] │ │ │ │ sub r3, r3, #2 │ │ │ │ clz r3, r3 │ │ │ │ lsr r3, r3, #5 │ │ │ │ - mov r2, r0 │ │ │ │ - mov r0, r7 │ │ │ │ - bl 67600 │ │ │ │ - ldr r1, [pc, #656] @ 689f8 │ │ │ │ + bl 6a194 │ │ │ │ + ldr r1, [pc, #640] @ 6b61c │ │ │ │ + mov r3, r0 │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - ldr r5, [r6, #32] │ │ │ │ - bl 248f0 │ │ │ │ - ldr r3, [pc, #632] @ 689fc │ │ │ │ - ldr r1, [pc, #632] @ 68a00 │ │ │ │ + mov r5, r3 │ │ │ │ + ldr r6, [r6, #32] │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ + ldr r3, [pc, #612] @ 6b620 │ │ │ │ + mov ip, #32 │ │ │ │ + movt ip, #180 @ 0xb4 │ │ │ │ + mov r2, r0 │ │ │ │ + mov r0, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - str r3, [sp, #32] │ │ │ │ - str r1, [sp] │ │ │ │ mov r1, r3 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r8, #20] │ │ │ │ + str ip, [sp] │ │ │ │ sub r3, r3, #8 │ │ │ │ clz r3, r3 │ │ │ │ lsr r3, r3, #5 │ │ │ │ - mov r2, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 67600 │ │ │ │ - ldr r6, [r8, #1116] @ 0x45c │ │ │ │ - cmp r6, #0 │ │ │ │ - mov r5, r0 │ │ │ │ - beq 69c5c │ │ │ │ + bl 6a194 │ │ │ │ + ldr sl, [r8, #1116] @ 0x45c │ │ │ │ + mov r6, r0 │ │ │ │ + cmp sl, #0 │ │ │ │ + beq 6c8c4 │ │ │ │ ldr r3, [r8, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 68c1c │ │ │ │ - ldr r3, [pc, #560] @ 68a04 │ │ │ │ + beq 6b82c │ │ │ │ + ldr r3, [pc, #532] @ 6b624 │ │ │ │ ldr r9, [r4, r3] │ │ │ │ ldr r6, [r9, #696] @ 0x2b8 │ │ │ │ cmp r6, #0 │ │ │ │ - bne 69bac │ │ │ │ + bne 6c814 │ │ │ │ ldr r3, [r8, #1116] @ 0x45c │ │ │ │ cmp r3, #0 │ │ │ │ - beq 69bac │ │ │ │ - ldr r2, [r9, #672] @ 0x2a0 │ │ │ │ + beq 6c814 │ │ │ │ ldr r3, [r8, #12] │ │ │ │ + ldr r2, [r9, #672] @ 0x2a0 │ │ │ │ cmp r2, r3, lsl #1 │ │ │ │ - beq 69d24 │ │ │ │ + beq 6c98c │ │ │ │ add r1, r3, r3, lsr #31 │ │ │ │ cmp r2, r1, asr #1 │ │ │ │ - beq 69d44 │ │ │ │ - b 68ab4 │ │ │ │ + beq 6c9ac │ │ │ │ + b 6b6cc │ │ │ │ svccc 0x00aaaaab │ │ │ │ - @ instruction: 0x3d99999a │ │ │ │ + eoreq r3, pc, ip, asr lr @ │ │ │ │ + vldrcc.16 s18, [r9, #308] @ 0x134 @ │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eoreq r3, pc, r0, asr lr @ │ │ │ │ + ldrdeq r1, [r0], -r0 │ │ │ │ stccc 7, cr13, [r3], #-40 @ 0xffffffd8 │ │ │ │ - eoreq r6, sp, r4, lsr sl │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq r6, sp, r0, lsr #20 │ │ │ │ - andeq r1, r0, r4, ror #21 │ │ │ │ - andseq ip, r6, ip, lsl #13 │ │ │ │ - @ instruction: 0x001717d0 │ │ │ │ - andseq r1, r7, r8, asr #15 │ │ │ │ - andseq ip, r6, r4, lsr sp │ │ │ │ - andeq r1, r0, ip, lsr sl │ │ │ │ - andseq r1, r7, r8, ror #14 │ │ │ │ - andeq r1, r0, r0, lsl #21 │ │ │ │ - andseq r1, r7, r0, asr #14 │ │ │ │ - andseq r1, r7, ip, lsr #14 │ │ │ │ - @ instruction: 0x00001bb8 │ │ │ │ - andseq r1, r7, r4, ror #13 │ │ │ │ - andeq r1, r0, r4, lsr #19 │ │ │ │ - andeq r1, r0, r0, lsr r9 │ │ │ │ - mlaeq lr, r4, lr, r4 │ │ │ │ - andseq r1, r7, r0, lsl #13 │ │ │ │ - andseq r1, r7, ip, lsr #12 │ │ │ │ + andseq fp, r7, r8, lsl #26 │ │ │ │ + andseq r0, r8, r0, lsr #29 │ │ │ │ + andseq r0, r8, r8, lsr lr │ │ │ │ + andseq r0, r8, r4, lsr lr │ │ │ │ + mulseq r7, r8, r3 │ │ │ │ + andeq r1, r0, r8, lsr #20 │ │ │ │ + andseq r0, r8, ip, asr #27 │ │ │ │ + andeq r1, r0, ip, ror #20 │ │ │ │ + andseq r0, r8, r0, lsr #27 │ │ │ │ + mulseq r8, r0, sp │ │ │ │ + andeq r1, r0, r4, lsr #23 │ │ │ │ + muleq r0, r0, r9 │ │ │ │ + eorseq r2, r0, r8, asr #5 │ │ │ │ andeq r1, r0, ip, lsl r9 │ │ │ │ - andseq r1, r7, ip, ror #11 │ │ │ │ - andseq ip, r6, r8, lsr #8 │ │ │ │ - andseq r1, r7, r0, asr #11 │ │ │ │ - @ instruction: 0x0016c3f8 │ │ │ │ - andeq r1, r0, r0, asr #22 │ │ │ │ - eoreq r4, lr, r0, lsl #27 │ │ │ │ - andeq r1, r0, r4, asr r9 │ │ │ │ - andseq r1, r7, ip, lsr #10 │ │ │ │ - @ instruction: 0x001714dc │ │ │ │ - andseq r1, r7, r8, lsr #9 │ │ │ │ - andseq ip, r6, r4, ror #5 │ │ │ │ - andseq r1, r7, r0, lsl #9 │ │ │ │ - @ instruction: 0x0016c2b4 │ │ │ │ - muleq r0, r4, r9 │ │ │ │ - eoreq r4, lr, ip, lsr ip │ │ │ │ + andseq r0, r8, r0, ror #25 │ │ │ │ + mulseq r8, r4, ip │ │ │ │ + andeq r1, r0, r8, lsl #18 │ │ │ │ + andseq r0, r8, r8, asr ip │ │ │ │ + mulseq r7, r8, sl │ │ │ │ + andseq r0, r8, ip, lsr #24 │ │ │ │ + andseq fp, r7, r0, ror #20 │ │ │ │ + andeq r1, r0, ip, lsr #22 │ │ │ │ + eorseq r2, r0, r8, ror r1 │ │ │ │ + andeq r1, r0, r0, asr #18 │ │ │ │ + mulseq r8, r0, fp │ │ │ │ + andseq r0, r8, r4, asr #22 │ │ │ │ + andseq r0, r8, r4, lsl fp │ │ │ │ + andseq fp, r7, r4, asr r9 │ │ │ │ + andseq r0, r8, r8, ror #21 │ │ │ │ + andseq fp, r7, r8, lsl r9 │ │ │ │ + eorseq r2, r0, r0, rrx │ │ │ │ + andeq r1, r0, r0, lsl #19 │ │ │ │ + andeq r1, r0, r4, ror #11 │ │ │ │ + andseq r0, r8, ip, asr #20 │ │ │ │ + andseq r0, r8, r0, lsl #20 │ │ │ │ + @ instruction: 0x001809d0 │ │ │ │ + andseq fp, r7, r0, lsl r8 │ │ │ │ + @ instruction: 0x0017b7dc │ │ │ │ + eorseq r1, r0, r4, lsr pc │ │ │ │ + mulseq r8, r8, r9 │ │ │ │ + andeq r1, r0, r0, asr #14 │ │ │ │ + andseq r0, r8, r8, lsr r9 │ │ │ │ + andseq fp, r7, r8, ror r7 │ │ │ │ + andseq fp, r7, r4, asr #14 │ │ │ │ + andseq r0, r8, r0, lsr #18 │ │ │ │ + andseq r0, r8, ip, asr #17 │ │ │ │ + strdeq r1, [r0], -r0 │ │ │ │ + andseq sp, sl, r0, ror #6 │ │ │ │ + andeq r1, r0, ip, ror ip │ │ │ │ + andseq r0, r8, ip, asr r8 │ │ │ │ + muleq r0, ip, r7 │ │ │ │ + andseq r0, r8, r8, lsl #16 │ │ │ │ + andeq r1, r0, r4, lsl r6 │ │ │ │ + mulseq r8, r8, r7 │ │ │ │ + andeq r1, r0, r4, asr ip │ │ │ │ + andseq r0, r8, r8, lsr #14 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ - andseq r1, r7, r8, ror #7 │ │ │ │ - mulseq r7, r8, r3 │ │ │ │ - andseq r1, r7, r4, ror #6 │ │ │ │ - andseq ip, r6, r0, lsr #3 │ │ │ │ - andseq ip, r6, r0, ror r1 │ │ │ │ - eoreq r4, lr, ip, lsl fp │ │ │ │ - andseq r1, r7, r4, lsr r3 │ │ │ │ - andeq r1, r0, r4, asr r7 │ │ │ │ - andseq r1, r7, ip, asr #5 │ │ │ │ - andseq ip, r6, r8, lsl #2 │ │ │ │ - ldrsbeq ip, [r6], -ip @ │ │ │ │ - @ instruction: 0x001712bc │ │ │ │ - andseq r1, r7, r8, asr r2 │ │ │ │ - andeq r1, r0, r4, lsl #16 │ │ │ │ - @ instruction: 0x0019dcf4 │ │ │ │ - muleq r0, r0, ip │ │ │ │ - @ instruction: 0x001711f4 │ │ │ │ - @ instruction: 0x000017b0 │ │ │ │ - andseq r1, r7, r4, lsr #3 │ │ │ │ + mulseq r8, r0, r6 │ │ │ │ + @ instruction: 0x001806d8 │ │ │ │ + andeq r1, r0, r8, lsl ip │ │ │ │ + andseq r0, r8, r8, lsr #13 │ │ │ │ + andeq r1, r0, r0, ror #10 │ │ │ │ + andseq r0, r8, r8, ror r6 │ │ │ │ + andeq r1, r0, r8, asr #16 │ │ │ │ + andseq r0, r8, r8, asr #12 │ │ │ │ + andeq r1, r0, ip, lsl r6 │ │ │ │ + @ instruction: 0x001805f8 │ │ │ │ + andeq r1, r0, r0, ror r7 │ │ │ │ + @ instruction: 0x001805d8 │ │ │ │ + strdeq r1, [r0], -r8 │ │ │ │ + @ instruction: 0x001805b8 │ │ │ │ + muleq r0, ip, r5 │ │ │ │ + mulseq r8, r8, r5 │ │ │ │ + muleq r0, r4, sl │ │ │ │ + andseq r0, r8, ip, ror r5 │ │ │ │ + andeq r1, r0, ip, lsl sl │ │ │ │ + andseq r0, r8, r8, asr r5 │ │ │ │ + andeq r1, r0, r4, ror r6 │ │ │ │ + mulseq r8, r8, r4 │ │ │ │ + andseq fp, r7, r4, asr #3 │ │ │ │ + @ instruction: 0x000015bc │ │ │ │ + @ instruction: 0x00001cb4 │ │ │ │ + @ instruction: 0x001803f0 │ │ │ │ + andseq fp, r7, r0, lsl r1 │ │ │ │ + andseq r0, r8, ip, ror #4 │ │ │ │ + andseq r0, r8, r8, asr #4 │ │ │ │ + andseq r0, r8, r8, asr #4 │ │ │ │ + andseq sp, sl, r0, lsr #9 │ │ │ │ + andseq r0, r8, r8, lsr #7 │ │ │ │ + andseq fp, r7, r4, ror r0 │ │ │ │ + andseq r0, r8, r8, ror #6 │ │ │ │ + andeq r1, r0, r8, asr #14 │ │ │ │ + mlaseq r0, r0, r7, r1 │ │ │ │ + andeq r1, r0, ip, lsr #25 │ │ │ │ + andeq r1, r0, r0, ror sl │ │ │ │ + andseq r0, r8, ip, asr #2 │ │ │ │ + strdeq r1, [r0], -r4 │ │ │ │ + andseq r0, r8, r4, lsr #2 │ │ │ │ + andseq r0, r8, r0, lsl #5 │ │ │ │ + andeq r1, r0, r0, asr sl │ │ │ │ + andseq sl, r7, ip, lsr pc │ │ │ │ + andseq r0, r8, r0, asr #4 │ │ │ │ + eorseq r1, r0, r4, lsl #13 │ │ │ │ + andeq r1, r0, r8, ror #23 │ │ │ │ + ldrheq r0, [r8], -r4 │ │ │ │ + andeq r1, r0, r4, lsl sl │ │ │ │ + andseq r0, r8, r0, asr #3 │ │ │ │ + andeq r1, r0, r8, asr #19 │ │ │ │ + andseq r0, r8, ip, ror r1 │ │ │ │ + andeq r1, r0, ip, ror #25 │ │ │ │ + andseq r0, r8, ip, lsr r1 │ │ │ │ + andeq r1, r0, r0, lsr r8 │ │ │ │ + andeq r1, r0, r0, lsl #12 │ │ │ │ + andseq sl, r7, r8, lsr #21 │ │ │ │ + andseq pc, r7, r8, ror #27 │ │ │ │ + andeq r1, r0, r8, lsr #21 │ │ │ │ + @ instruction: 0x0017fdb0 │ │ │ │ andeq r1, r0, r8, lsr #12 │ │ │ │ - andseq r1, r7, r8, lsr r1 │ │ │ │ - andeq r1, r0, r8, ror #24 │ │ │ │ - andseq r1, r7, ip, asr #1 │ │ │ │ - andeq r1, r0, ip, lsl #12 │ │ │ │ - andseq r1, r7, r8, lsr r0 │ │ │ │ - andseq r1, r7, r0, lsl #1 │ │ │ │ - andeq r1, r0, ip, lsr #24 │ │ │ │ - andseq r1, r7, r4, asr r0 │ │ │ │ + andseq pc, r7, r0, lsl #27 │ │ │ │ + andeq r1, r0, r8, ror r6 │ │ │ │ + andseq pc, r7, ip, asr #26 │ │ │ │ + andeq r1, r0, r0, asr #23 │ │ │ │ + andseq sl, r7, r0, lsr #18 │ │ │ │ + andseq lr, r6, r4, asr r4 │ │ │ │ + strdeq r1, [r0], -r8 │ │ │ │ + eorseq r1, r0, ip, asr r0 │ │ │ │ + andseq pc, r7, r0, asr ip @ │ │ │ │ + andeq r1, r0, r4, asr #14 │ │ │ │ + andseq pc, r7, ip, lsl ip @ │ │ │ │ + andeq r1, r0, r8, asr #12 │ │ │ │ + @ instruction: 0x0017fbf4 │ │ │ │ + andseq sl, r7, r0, asr r8 │ │ │ │ + ldrdeq r1, [r0], -r8 │ │ │ │ + andeq r1, r0, r8, asr #17 │ │ │ │ + andseq pc, r7, ip, lsl fp @ │ │ │ │ + andseq sl, r7, ip, asr #14 │ │ │ │ + andeq r1, r0, r8, lsr fp │ │ │ │ + andseq sl, r7, ip, lsl #14 │ │ │ │ + andseq ip, r7, r8, lsl r4 │ │ │ │ + andeq r1, r0, r4, ror #15 │ │ │ │ + mulseq r7, r0, sl │ │ │ │ + ldrdeq r1, [r0], -r8 │ │ │ │ + andseq pc, r7, ip, ror #20 │ │ │ │ andeq r1, r0, r4, ror r5 │ │ │ │ - andseq r1, r7, r8, lsr #32 │ │ │ │ - andeq r1, r0, ip, asr r8 │ │ │ │ - @ instruction: 0x00170ffc │ │ │ │ - andeq r1, r0, r0, lsr r6 │ │ │ │ - andseq r0, r7, ip, lsr #31 │ │ │ │ - andeq r1, r0, r4, lsl #15 │ │ │ │ - mulseq r7, r4, pc @ │ │ │ │ - andeq r1, r0, ip, lsl #20 │ │ │ │ - andseq r0, r7, r8, ror pc │ │ │ │ - @ instruction: 0x000015b0 │ │ │ │ - andseq r0, r7, ip, asr pc │ │ │ │ - andeq r1, r0, r8, lsr #21 │ │ │ │ - andseq r0, r7, r4, asr #30 │ │ │ │ - andeq r1, r0, r0, lsr sl │ │ │ │ - andseq r0, r7, r8, lsr #30 │ │ │ │ - andeq r1, r0, r8, lsl #13 │ │ │ │ - andseq r0, r7, r8, ror #28 │ │ │ │ - mulseq r6, r0, fp │ │ │ │ - ldrdeq r1, [r0], -r0 │ │ │ │ + andseq lr, r6, r4, lsr pc │ │ │ │ + andseq sl, r7, r8, lsl r6 │ │ │ │ + andeq r1, r0, r8, lsr #23 │ │ │ │ + eoreq r2, pc, r8, lsl #14 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + andseq sl, r7, r8, asr r5 │ │ │ │ + andseq pc, r7, r0, lsl r9 @ │ │ │ │ + eorseq r0, r0, r0, lsr #25 │ │ │ │ andeq r1, r0, r8, asr #25 │ │ │ │ - andseq r0, r7, r8, asr #27 │ │ │ │ - andseq fp, r6, r8, ror #21 │ │ │ │ - andseq r0, r7, ip, lsr #24 │ │ │ │ - andseq r0, r7, r8, lsl ip │ │ │ │ - andseq r0, r7, r8, lsl ip │ │ │ │ - andseq sp, r9, r0, ror lr │ │ │ │ - andseq r0, r7, ip, lsl #27 │ │ │ │ - andseq fp, r6, ip, ror #20 │ │ │ │ - andseq r0, r7, ip, lsr sp │ │ │ │ - andeq r1, r0, ip, asr r7 │ │ │ │ - ldrdeq r4, [lr], -r0 @ │ │ │ │ - andeq r1, r0, r0, asr #25 │ │ │ │ - andeq r0, r1, pc, lsl r0 │ │ │ │ - andeq r1, r0, r4, lsl #21 │ │ │ │ - andseq r0, r7, ip, lsr fp │ │ │ │ - andeq r0, r3, pc, lsl r0 │ │ │ │ - andeq r1, r0, r8, lsl #24 │ │ │ │ - andseq r0, r7, r8, lsl #22 │ │ │ │ - andeq r0, r2, pc, lsl r0 │ │ │ │ - andseq r0, r7, r8, ror #24 │ │ │ │ - andeq r1, r0, r4, ror #20 │ │ │ │ - andeq r0, r4, pc, lsl r0 │ │ │ │ - andseq fp, r6, r0, lsr #18 │ │ │ │ - andseq r0, r7, r8, lsr #24 │ │ │ │ - strdeq r1, [r0], -ip │ │ │ │ - eoreq r4, lr, r8, lsr #5 │ │ │ │ - mulseq r7, ip, sl │ │ │ │ - andeq r1, r0, r8, lsr #20 │ │ │ │ - andseq r0, r7, r8, lsr #23 │ │ │ │ - ldrdeq r1, [r0], -ip │ │ │ │ - subseq r0, sl, r0, lsr #32 │ │ │ │ - andseq r0, r7, r8, ror #22 │ │ │ │ - andeq r1, r0, r0, lsl #26 │ │ │ │ - @ instruction: 0xffa60020 │ │ │ │ - andseq r0, r7, r0, lsr fp │ │ │ │ - andeq r1, r0, r4, asr #16 │ │ │ │ - adcseq r0, r4, r0, lsr #32 │ │ │ │ - andeq r1, r0, r4, lsl r6 │ │ │ │ - andseq fp, r6, r4, ror r4 │ │ │ │ - @ instruction: 0x001707b8 │ │ │ │ - @ instruction: 0x00001abc │ │ │ │ - andeq r0, r1, sp, lsl r0 │ │ │ │ - andseq r0, r7, r0, lsl #15 │ │ │ │ - andeq r1, r0, ip, lsr r6 │ │ │ │ - andseq r0, r7, ip, asr #14 │ │ │ │ - andeq r1, r0, ip, lsl #13 │ │ │ │ - andseq r0, r7, r8, lsl r7 │ │ │ │ - ldrdeq r1, [r0], -r4 │ │ │ │ - strhteq r3, [lr], -ip │ │ │ │ - @ instruction: 0x0016b2dc │ │ │ │ - andseq lr, r5, r4, lsl lr │ │ │ │ - andeq r1, r0, ip, lsl #26 │ │ │ │ - andseq r0, r7, ip, lsl r6 │ │ │ │ - andeq r1, r0, r8, asr r7 │ │ │ │ - @ instruction: 0x001705f0 │ │ │ │ - andeq r1, r0, ip, asr r6 │ │ │ │ - andseq r0, r7, r4, asr #11 │ │ │ │ - andseq fp, r6, ip, lsl r2 │ │ │ │ - andeq r1, r0, ip, ror #23 │ │ │ │ - ldrdeq r1, [r0], -ip │ │ │ │ - andseq r0, r7, r8, ror #9 │ │ │ │ - andseq fp, r6, r8, lsl r1 │ │ │ │ - andeq r1, r0, ip, asr #22 │ │ │ │ - andseq fp, r6, ip, ror #1 │ │ │ │ - andseq ip, r6, ip, ror #27 │ │ │ │ - strdeq r1, [r0], -r8 │ │ │ │ - andseq r0, r7, r8, ror #8 │ │ │ │ - andeq r1, r0, ip, ror #15 │ │ │ │ - andseq r0, r7, r8, asr #8 │ │ │ │ - andeq r1, r0, r8, lsl #11 │ │ │ │ - andseq pc, r5, r4, lsl r9 @ │ │ │ │ - @ instruction: 0x0016aff4 │ │ │ │ - @ instruction: 0x00001bbc │ │ │ │ - eoreq r5, sp, r8, lsr #6 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - andseq sl, r6, r4, asr pc │ │ │ │ - andseq r0, r7, r0, lsl r3 │ │ │ │ - ldrdeq r1, [r0], -ip │ │ │ │ - ldrdeq r3, [lr], -ip @ │ │ │ │ - ldrsbeq r0, [r7], -r0 @ │ │ │ │ - @ instruction: 0xfffe03f0 │ │ │ │ + @ instruction: 0x0017f6d0 │ │ │ │ cmp r2, r3 │ │ │ │ movne sl, #0 │ │ │ │ movne r7, sl │ │ │ │ - bne 68adc │ │ │ │ - ldr r7, [r9, #676] @ 0x2a4 │ │ │ │ + bne 6b6f4 │ │ │ │ ldr r3, [r8, #16] │ │ │ │ mov sl, #0 │ │ │ │ + ldr r7, [r9, #676] @ 0x2a4 │ │ │ │ sub r7, r7, r3 │ │ │ │ clz r7, r7 │ │ │ │ lsr r7, r7, #5 │ │ │ │ - ldr r5, [pc, #-220] @ 68a08 │ │ │ │ - ldr r1, [pc, #-220] @ 68a0c │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ + ldr r5, [pc, #-212] @ 6b628 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r1, [pc, #-216] @ 6b62c │ │ │ │ + add r5, pc, r5 │ │ │ │ mov r0, r5 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r3, [pc, #-240] @ 68a10 │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - ldr r3, [r4, r3] │ │ │ │ - str r3, [sp, #32] │ │ │ │ - ldr r1, [pc, #-252] @ 68a14 │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r1, [sp, #32] │ │ │ │ - ldr r3, [r9, #696] @ 0x2b8 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ + ldr r1, [pc, #-232] @ 6b630 │ │ │ │ mov r2, r0 │ │ │ │ + mov r0, #29 │ │ │ │ + movt r0, #1 │ │ │ │ + ldr fp, [sp, #28] │ │ │ │ + ldr r3, [r9, #696] @ 0x2b8 │ │ │ │ + ldr r1, [r4, r1] │ │ │ │ + str r0, [sp] │ │ │ │ mov r0, fp │ │ │ │ - bl 67600 │ │ │ │ - ldr r1, [pc, #-276] @ 68a18 │ │ │ │ + str r1, [sp, #36] @ 0x24 │ │ │ │ + bl 6a194 │ │ │ │ + ldr r1, [pc, #-272] @ 6b634 │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r3, [pc, #-296] @ 68a1c │ │ │ │ - mov r1, #28 │ │ │ │ - ldr r3, [r4, r3] │ │ │ │ - str r3, [sp, #32] │ │ │ │ - str r1, [sp] │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r1, [sp, #32] │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ + ldr r1, [pc, #-292] @ 6b638 │ │ │ │ mov r2, r0 │ │ │ │ + mov r0, #28 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r1, [r4, r1] │ │ │ │ + str r0, [sp] │ │ │ │ mov r0, fp │ │ │ │ - bl 67600 │ │ │ │ - ldr r1, [pc, #-332] @ 68a20 │ │ │ │ + str r1, [sp, #36] @ 0x24 │ │ │ │ + bl 6a194 │ │ │ │ + ldr r1, [pc, #-324] @ 6b63c │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r3, [pc, #-352] @ 68a24 │ │ │ │ - mov r1, #30 │ │ │ │ - ldr r3, [r4, r3] │ │ │ │ - str r3, [sp, #32] │ │ │ │ - str r1, [sp] │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r1, [sp, #32] │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ + ldr r1, [pc, #-344] @ 6b640 │ │ │ │ mov r2, r0 │ │ │ │ + mov r0, #30 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r1, [r4, r1] │ │ │ │ + str r0, [sp] │ │ │ │ mov r0, fp │ │ │ │ - bl 67600 │ │ │ │ - ldr r1, [pc, #-388] @ 68a28 │ │ │ │ + str r1, [sp, #36] @ 0x24 │ │ │ │ + bl 6a194 │ │ │ │ + ldr r1, [pc, #-376] @ 6b644 │ │ │ │ + mov r3, r0 │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r3, [pc, #-408] @ 68a2c │ │ │ │ - mov r1, #27 │ │ │ │ - ldr r3, [r4, r3] │ │ │ │ - str r3, [sp, #32] │ │ │ │ - str r1, [sp] │ │ │ │ - mov r3, sl │ │ │ │ - ldr r1, [sp, #32] │ │ │ │ + mov r5, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ + ldr r1, [pc, #-400] @ 6b648 │ │ │ │ mov r2, r0 │ │ │ │ + mov r0, #27 │ │ │ │ + mov r3, sl │ │ │ │ + ldr r1, [r4, r1] │ │ │ │ + str r0, [sp] │ │ │ │ mov r0, fp │ │ │ │ - bl 67600 │ │ │ │ - ldr r5, [r8, #1116] @ 0x45c │ │ │ │ - cmp r5, #0 │ │ │ │ - bne 68c20 │ │ │ │ - mov r1, r5 │ │ │ │ - bl 2261c │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r7 │ │ │ │ - bl 2261c │ │ │ │ - mov r1, r5 │ │ │ │ + str r1, [sp, #36] @ 0x24 │ │ │ │ + bl 6a194 │ │ │ │ + ldr r7, [r8, #1116] @ 0x45c │ │ │ │ + cmp r7, #0 │ │ │ │ + bne 6b830 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 22578 │ │ │ │ + mov r1, r7 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 22578 │ │ │ │ + mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2261c │ │ │ │ - mov r1, r5 │ │ │ │ + bl 22578 │ │ │ │ + mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ - bl 2261c │ │ │ │ - ldr r5, [r8, #1116] @ 0x45c │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ + bl 22578 │ │ │ │ + ldr r7, [r8, #1116] @ 0x45c │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ subs r3, r3, #0 │ │ │ │ movne r3, #1 │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - cmp r5, #0 │ │ │ │ + str r3, [sp, #56] @ 0x38 │ │ │ │ + cmp r7, #0 │ │ │ │ moveq r3, #0 │ │ │ │ andne r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 697b4 │ │ │ │ - bl 2240c │ │ │ │ - ldr r7, [pc, #-544] @ 68a30 │ │ │ │ - add r7, pc, r7 │ │ │ │ + bne 6c424 │ │ │ │ + bl 22368 │ │ │ │ mov r5, r0 │ │ │ │ - bl 23444 │ │ │ │ - ldr r6, [sp, #24] │ │ │ │ + bl 23388 │ │ │ │ + ldr r6, [sp, #28] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 254d8 │ │ │ │ + bl 25404 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ - ldr r5, [pc, #-580] @ 68a34 │ │ │ │ - bl 2261c │ │ │ │ - ldr r1, [pc, #-584] @ 68a38 │ │ │ │ + ldr r5, [pc, #-564] @ 6b64c │ │ │ │ + bl 22578 │ │ │ │ + ldr r1, [pc, #-568] @ 6b650 │ │ │ │ + mov r2, #5 │ │ │ │ add r5, pc, r5 │ │ │ │ + mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ + ldr r3, [pc, #-588] @ 6b654 │ │ │ │ + mov r2, r0 │ │ │ │ + mov r0, r6 │ │ │ │ + ldr r6, [pc, #-596] @ 6b658 │ │ │ │ + ldr r3, [r4, r3] │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r1, r3 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + bl 69f90 │ │ │ │ + ldr r1, [pc, #-616] @ 6b65c │ │ │ │ + mov r7, r0 │ │ │ │ mov r2, #5 │ │ │ │ mov r0, r5 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r3, [pc, #-604] @ 68a3c │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ + ldr r3, [pc, #-640] @ 6b660 │ │ │ │ + mov r2, r0 │ │ │ │ + mov r0, r7 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - str r3, [sp, #32] │ │ │ │ mov r1, r3 │ │ │ │ - mov r2, r0 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 67438 │ │ │ │ - ldr r1, [pc, #-628] @ 68a40 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + mov r3, #33 @ 0x21 │ │ │ │ + bl 6a2f4 │ │ │ │ + ldr r1, [pc, #-668] @ 6b664 │ │ │ │ + mov r3, r0 │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r6, r0 │ │ │ │ - str r0, [r7, #36] @ 0x24 │ │ │ │ mov r0, r5 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r1, [pc, #-652] @ 68a44 │ │ │ │ - mov r3, #33 @ 0x21 │ │ │ │ - ldr r1, [r4, r1] │ │ │ │ - str r1, [sp, #32] │ │ │ │ + mov r5, r3 │ │ │ │ + ldr r6, [r6, #36] @ 0x24 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ + ldr r3, [pc, #-696] @ 6b668 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 67744 │ │ │ │ - ldr r1, [pc, #-676] @ 68a48 │ │ │ │ - mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r6, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - ldr r5, [r7, #36] @ 0x24 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r1, [pc, #-700] @ 68a4c │ │ │ │ + ldr r3, [r4, r3] │ │ │ │ + mov r1, r3 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ - ldr r1, [r4, r1] │ │ │ │ - str r1, [sp, #32] │ │ │ │ - mov r2, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 67744 │ │ │ │ + bl 6a2f4 │ │ │ │ ldr r7, [r8, #32] │ │ │ │ + mov r6, r0 │ │ │ │ cmp r7, #0 │ │ │ │ - mov r5, r0 │ │ │ │ - beq 698e8 │ │ │ │ - ldr r1, [pc, #-740] @ 68a50 │ │ │ │ - ldr r0, [pc, #-740] @ 68a54 │ │ │ │ - add r1, pc, r1 │ │ │ │ + beq 6c558 │ │ │ │ + ldr r1, [pc, #-740] @ 6b66c │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #-744] @ 6b670 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - ldr r1, [pc, #-760] @ 68a58 │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - ldr r1, [r4, r1] │ │ │ │ - str r1, [sp, #32] │ │ │ │ + bl 2481c │ │ │ │ + ldr r1, [pc, #-756] @ 6b674 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, #36 @ 0x24 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + ldr r1, [r4, r1] │ │ │ │ + ldr r3, [r3, #12] │ │ │ │ str r0, [sp] │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - bl 67600 │ │ │ │ + ldr r0, [sp, #28] │ │ │ │ + str r1, [sp, #36] @ 0x24 │ │ │ │ + bl 6a194 │ │ │ │ ldr r1, [r8, #32] │ │ │ │ cmp r1, #0 │ │ │ │ - beq 69904 │ │ │ │ + beq 6c574 │ │ │ │ ldr r3, [r8, #1116] @ 0x45c │ │ │ │ cmp r3, #0 │ │ │ │ - beq 68fc8 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ + beq 6bc0c │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 68fe4 │ │ │ │ + beq 6bc28 │ │ │ │ ldr r3, [r8, #28] │ │ │ │ cmp r3, #3 │ │ │ │ - beq 69c40 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ + beq 6c8a8 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ mov r0, #0 │ │ │ │ add fp, r3, #84 @ 0x54 │ │ │ │ add r5, r3, #1104 @ 0x450 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r2, fp │ │ │ │ ldr r3, [r2, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ addne r0, r0, #1 │ │ │ │ cmp r5, r2 │ │ │ │ - bne 68db4 │ │ │ │ + bne 6b9d0 │ │ │ │ cmp r0, #1 │ │ │ │ - bgt 69a54 │ │ │ │ - add r2, sp, #76 @ 0x4c │ │ │ │ + bgt 6c6c0 │ │ │ │ ldr r0, [r8] │ │ │ │ + add r2, sp, #76 @ 0x4c │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ - bl 372e8 │ │ │ │ + bl 37bc8 │ │ │ │ ldr r3, [r8] │ │ │ │ ldr r2, [r3, #128] @ 0x80 │ │ │ │ cmp r2, #0 │ │ │ │ - blt 68e04 │ │ │ │ + blt 6ba20 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [r3, #136] @ 0x88 │ │ │ │ cmp r2, #0 │ │ │ │ mvneq r2, #0 │ │ │ │ streq r2, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 68e1c │ │ │ │ + beq 6ba38 │ │ │ │ ldr r2, [r8, #28] │ │ │ │ cmp r2, #3 │ │ │ │ - bne 691b8 │ │ │ │ - ldr r3, [pc, #-968] @ 68a5c │ │ │ │ + bne 6be00 │ │ │ │ + ldr r3, [pc, #-968] @ 6b678 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 68e64 │ │ │ │ - ldr r1, [pc, #-984] @ 68a60 │ │ │ │ - ldr r0, [pc, #-984] @ 68a64 │ │ │ │ + beq 6ba84 │ │ │ │ + ldr r1, [pc, #-984] @ 6b67c │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #-988] @ 6b680 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r1, [pc, #-1000] @ 68a68 │ │ │ │ - mov r3, #10 │ │ │ │ - ldr r1, [r4, r1] │ │ │ │ - str r1, [sp, #28] │ │ │ │ + bl 2481c │ │ │ │ + ldr r3, [pc, #-1000] @ 6b684 │ │ │ │ mov r2, r0 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - bl 67744 │ │ │ │ - bl 2240c │ │ │ │ - ldr r6, [pc, #-1028] @ 68a6c │ │ │ │ - add r6, pc, r6 │ │ │ │ + ldr r0, [sp, #28] │ │ │ │ + ldr r3, [r4, r3] │ │ │ │ + mov r1, r3 │ │ │ │ + str r3, [sp, #32] │ │ │ │ + mov r3, #10 │ │ │ │ + bl 6a2f4 │ │ │ │ + bl 22368 │ │ │ │ mov r5, r0 │ │ │ │ - bl 23444 │ │ │ │ - ldr r7, [sp, #24] │ │ │ │ + ldr r6, [pc, #-1036] @ 6b688 │ │ │ │ + bl 23388 │ │ │ │ + ldr r7, [sp, #28] │ │ │ │ mov r1, r5 │ │ │ │ + add r6, pc, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 254d8 │ │ │ │ + bl 25404 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ - bl 2261c │ │ │ │ - ldr r1, [pc, #-1068] @ 68a70 │ │ │ │ + bl 22578 │ │ │ │ + ldr r1, [pc, #-1072] @ 6b68c │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r1, [pc, #-1084] @ 68a74 │ │ │ │ - mov r3, #38 @ 0x26 │ │ │ │ - ldr r1, [r4, r1] │ │ │ │ - str r1, [sp, #28] │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ + ldr r3, [pc, #-1088] @ 6b690 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 67744 │ │ │ │ - ldr r1, [pc, #-1108] @ 68a78 │ │ │ │ + ldr r3, [r4, r3] │ │ │ │ + mov r1, r3 │ │ │ │ + str r3, [sp, #32] │ │ │ │ + mov r3, #38 @ 0x26 │ │ │ │ + bl 6a2f4 │ │ │ │ + ldr r1, [pc, #-1116] @ 6b694 │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r1, [pc, #-1124] @ 68a7c │ │ │ │ - mov r3, #41 @ 0x29 │ │ │ │ - ldr r1, [r4, r1] │ │ │ │ - str r1, [sp, #28] │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ + ldr r3, [pc, #-1132] @ 6b698 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 67744 │ │ │ │ - ldr r1, [pc, #-1148] @ 68a80 │ │ │ │ + ldr r3, [r4, r3] │ │ │ │ + mov r1, r3 │ │ │ │ + str r3, [sp, #32] │ │ │ │ + mov r3, #41 @ 0x29 │ │ │ │ + bl 6a2f4 │ │ │ │ + ldr r1, [pc, #-1160] @ 6b69c │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r1, [pc, #-1164] @ 68a84 │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - ldr r1, [r4, r1] │ │ │ │ - str r1, [sp, #28] │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ + ldr r3, [pc, #-1176] @ 6b6a0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 67744 │ │ │ │ - bl 2240c │ │ │ │ + ldr r3, [r4, r3] │ │ │ │ + mov r1, r3 │ │ │ │ + str r3, [sp, #32] │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + bl 6a2f4 │ │ │ │ + bl 22368 │ │ │ │ mov r5, r0 │ │ │ │ - bl 23444 │ │ │ │ + bl 23388 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 254d8 │ │ │ │ - mov r1, #0 │ │ │ │ + bl 25404 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2261c │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 22578 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r3, #1 │ │ │ │ - bls 69924 │ │ │ │ - ldr r1, [pc, #-1236] @ 68a88 │ │ │ │ - ldr r0, [pc, #-1236] @ 68a8c │ │ │ │ - add r1, pc, r1 │ │ │ │ + bls 6c594 │ │ │ │ + ldr r1, [pc, #-1252] @ 6b6a4 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #-1256] @ 6b6a8 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r1, [pc, #-1252] @ 68a90 │ │ │ │ - mov r3, #100 @ 0x64 │ │ │ │ - ldr r1, [r4, r1] │ │ │ │ - str r1, [sp, #28] │ │ │ │ + bl 2481c │ │ │ │ + ldr r3, [pc, #-1268] @ 6b6ac │ │ │ │ mov r2, r0 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - bl 67744 │ │ │ │ - ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 219a4 │ │ │ │ - ldr r2, [pc, #-1284] @ 68a94 │ │ │ │ - ldr r3, [pc, #-1284] @ 68a98 │ │ │ │ + ldr r0, [sp, #28] │ │ │ │ + ldr r3, [r4, r3] │ │ │ │ + str r3, [sp, #32] │ │ │ │ + mov r3, #100 @ 0x64 │ │ │ │ + ldr r1, [sp, #32] │ │ │ │ + bl 6a2f4 │ │ │ │ + ldr r0, [sp, #40] @ 0x28 │ │ │ │ + bl 2190c │ │ │ │ + ldr r2, [pc, #-1304] @ 6b6b0 │ │ │ │ + ldr r3, [pc, #-1304] @ 6b6b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 69e30 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ + bne 6ca90 │ │ │ │ + ldr r0, [sp, #28] │ │ │ │ add sp, sp, #228 @ 0xe4 │ │ │ │ vpop {d8} │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r8, [sp, #56] @ 0x38 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r8, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r8, #40] @ 0x28 │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r2, #0 │ │ │ │ andne r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 69630 │ │ │ │ + bne 6c2a4 │ │ │ │ ldr r3, [r8, #556] @ 0x22c │ │ │ │ cmp r3, #0 │ │ │ │ - beq 68dd0 │ │ │ │ + beq 6b9ec │ │ │ │ ldr r3, [r8, #28] │ │ │ │ cmp r3, #3 │ │ │ │ - bne 68dd0 │ │ │ │ - ldr r6, [pc, #-1384] @ 68a9c │ │ │ │ - ldr r1, [pc, #-1384] @ 68aa0 │ │ │ │ - add r6, pc, r6 │ │ │ │ - add r1, pc, r1 │ │ │ │ + bne 6b9ec │ │ │ │ + ldr r6, [pc, #-1424] @ 6b6b8 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r1, [pc, #-1428] @ 6b6bc │ │ │ │ + ldr r9, [pc, #-1428] @ 6b6c0 │ │ │ │ + add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r3, [pc, #-1404] @ 68aa4 │ │ │ │ - ldr r9, [pc, #-1404] @ 68aa8 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ + ldr r3, [pc, #-1444] @ 6b6c4 │ │ │ │ + mov r2, r0 │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r0, [sp, #28] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - str r3, [sp, #32] │ │ │ │ mov r1, r3 │ │ │ │ - add r9, pc, r9 │ │ │ │ - mov r2, r0 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - bl 67438 │ │ │ │ - ldr r1, [pc, #-1432] @ 68aac │ │ │ │ - mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + bl 69f90 │ │ │ │ + ldr r1, [pc, #-1472] @ 6b6c8 │ │ │ │ mov r5, r0 │ │ │ │ - str r0, [r9, #44] @ 0x2c │ │ │ │ + mov r2, #5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 248f0 │ │ │ │ + str r5, [r9, #44] @ 0x2c │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ ldr r3, [r8] │ │ │ │ - ldr ip, [pc, #-1460] @ 68ab0 │ │ │ │ + mov r1, #1008 @ 0x3f0 │ │ │ │ + movt r1, #65534 @ 0xfffe │ │ │ │ + mov r2, r0 │ │ │ │ + mov r0, r5 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ - mov r1, #0 │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ - str ip, [sp] │ │ │ │ + str r1, [sp] │ │ │ │ + mov r1, #0 │ │ │ │ cmn r3, #2 │ │ │ │ movne r3, #0 │ │ │ │ moveq r3, #1 │ │ │ │ - mov r2, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 67600 │ │ │ │ + bl 6a194 │ │ │ │ ldr r3, [r8, #556] @ 0x22c │ │ │ │ cmp r3, #0 │ │ │ │ - ble 68dd0 │ │ │ │ - ldr sl, [sp, #36] @ 0x24 │ │ │ │ + ble 6b9ec │ │ │ │ + ldr sl, [sp, #40] @ 0x28 │ │ │ │ add r7, r8, #564 @ 0x234 │ │ │ │ mov r6, #0 │ │ │ │ add r5, sp, #140 @ 0x8c │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6750c │ │ │ │ + bl 6a080 │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ - mov r1, r3 │ │ │ │ mov r2, #1 │ │ │ │ - str r6, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ + mov r1, r3 │ │ │ │ + str r6, [sp, #4] │ │ │ │ add r6, r6, #1 │ │ │ │ - add r7, r7, #16 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ + add r7, r7, #16 │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ ldr r3, [r8] │ │ │ │ + mov r1, #0 │ │ │ │ ldr r2, [r7, #-20] @ 0xffffffec │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ - mov r1, #0 │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ sub r3, r3, r2 │ │ │ │ lsl r2, r2, #16 │ │ │ │ - add r2, r2, #1008 @ 0x3f0 │ │ │ │ - str r2, [sp] │ │ │ │ clz r3, r3 │ │ │ │ - ldr r0, [r9, #44] @ 0x2c │ │ │ │ + add r2, r2, #1008 @ 0x3f0 │ │ │ │ lsr r3, r3, #5 │ │ │ │ + str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ - bl 67600 │ │ │ │ + ldr r0, [r9, #44] @ 0x2c │ │ │ │ + bl 6a194 │ │ │ │ ldr r3, [r8, #556] @ 0x22c │ │ │ │ cmp r3, r6 │ │ │ │ - bgt 690a4 │ │ │ │ - b 68dd0 │ │ │ │ - vldr s14, [pc, #1000] @ 69510 │ │ │ │ - vldr s13, [pc, #1000] @ 69514 │ │ │ │ - vldr s12, [pc, #1000] @ 69518 │ │ │ │ + bgt 6bcec │ │ │ │ + b 6b9ec │ │ │ │ + vldr s14, [pc, #908] @ 6c0fc │ │ │ │ + vldr s13, [pc, #908] @ 6c100 │ │ │ │ + vldr s12, [pc, #908] @ 6c104 │ │ │ │ vsub.f32 s14, s15, s14 │ │ │ │ vsub.f32 s13, s15, s13 │ │ │ │ vsub.f32 s15, s15, s12 │ │ │ │ vcmpe.f32 s14, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - blt 69a0c │ │ │ │ + blt 6c67c │ │ │ │ vcmpe.f32 s13, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - blt 69d84 │ │ │ │ + blt 6c9e8 │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - blt 69d64 │ │ │ │ - vldr s14, [pc, #952] @ 6951c │ │ │ │ + blt 6c9cc │ │ │ │ + vldr s14, [pc, #860] @ 6c108 │ │ │ │ + mov r9, #0 │ │ │ │ + mov fp, r9 │ │ │ │ + mov sl, r9 │ │ │ │ ldr r3, [r8, #4] │ │ │ │ - mov sl, #0 │ │ │ │ vcmpe.f32 s15, s14 │ │ │ │ - mov r9, sl │ │ │ │ - str sl, [sp, #32] │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - movls fp, #1 │ │ │ │ - movhi fp, sl │ │ │ │ + movls r7, #1 │ │ │ │ + movhi r7, r9 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 68430 │ │ │ │ - ldr r1, [pc, #912] @ 69520 │ │ │ │ - ldr r0, [pc, #912] @ 69524 │ │ │ │ - add r1, pc, r1 │ │ │ │ + bne 6b050 │ │ │ │ + ldr r1, [pc, #820] @ 6c10c │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #816] @ 6c110 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r3, [pc, #896] @ 69528 │ │ │ │ + bl 2481c │ │ │ │ + ldr r3, [pc, #804] @ 6c114 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r5, r3 │ │ │ │ - mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - b 684b0 │ │ │ │ - ldr r5, [pc, #876] @ 6952c │ │ │ │ - ldr r1, [pc, #876] @ 69530 │ │ │ │ + mov r2, r3 │ │ │ │ + b 6b0d0 │ │ │ │ + ldr r5, [pc, #784] @ 6c118 │ │ │ │ + mov r2, #5 │ │ │ │ + ldr r1, [pc, #780] @ 6c11c │ │ │ │ + ldr r9, [r3, #136] @ 0x88 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r3, #140] @ 0x8c │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r2, #5 │ │ │ │ mov r0, r5 │ │ │ │ - ldr r9, [r3, #136] @ 0x88 │ │ │ │ - str r6, [sp, #56] @ 0x38 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r3, [pc, #844] @ 69534 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r6, [sp, #60] @ 0x3c │ │ │ │ + bl 2481c │ │ │ │ + ldr r3, [pc, #752] @ 6c120 │ │ │ │ + mov r2, r0 │ │ │ │ + ldr r0, [sp, #28] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - str r3, [sp, #32] │ │ │ │ mov r1, r3 │ │ │ │ - mov r2, r0 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - bl 67438 │ │ │ │ - ldr r1, [pc, #820] @ 69538 │ │ │ │ - mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + bl 69f90 │ │ │ │ + ldr r1, [pc, #728] @ 6c124 │ │ │ │ mov sl, r0 │ │ │ │ + mov r2, #5 │ │ │ │ mov r0, r5 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r3, [pc, #800] @ 6953c │ │ │ │ - str r3, [sp] │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ + movw r1, #1002 @ 0x3ea │ │ │ │ + movt r1, #65535 @ 0xffff │ │ │ │ + mov r2, r0 │ │ │ │ + mov r0, sl │ │ │ │ + str r1, [sp] │ │ │ │ mov r1, #0 │ │ │ │ cmn r3, #1 │ │ │ │ movne r3, #0 │ │ │ │ moveq r3, #1 │ │ │ │ - mov r2, r0 │ │ │ │ - mov r0, sl │ │ │ │ - bl 67600 │ │ │ │ + bl 6a194 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ - ble 68e1c │ │ │ │ - ldr r3, [pc, #752] @ 69540 │ │ │ │ + ble 6ba38 │ │ │ │ + ldr r3, [pc, #652] @ 6c128 │ │ │ │ add fp, r9, r6 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - ldr r3, [pc, #740] @ 69544 │ │ │ │ + add r5, sp, #140 @ 0x8c │ │ │ │ rsb r7, fp, #0 │ │ │ │ - add r3, pc, r3 │ │ │ │ mov r6, #0 │ │ │ │ - add r5, sp, #140 @ 0x8c │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - str fp, [sp, #44] @ 0x2c │ │ │ │ - b 69348 │ │ │ │ + str fp, [sp, #48] @ 0x30 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + ldr r3, [pc, #624] @ 6c12c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + b 6bf90 │ │ │ │ ldr r3, [r8] │ │ │ │ add r3, r3, r6, lsl #2 │ │ │ │ ldr r2, [r3, #660] @ 0x294 │ │ │ │ - ldr r3, [pc, #700] @ 69548 │ │ │ │ + ldr r3, [pc, #600] @ 6c130 │ │ │ │ cmp r2, #0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ - beq 6990c │ │ │ │ + beq 6c57c │ │ │ │ cmp r3, #0 │ │ │ │ - beq 697a4 │ │ │ │ + beq 6c414 │ │ │ │ ldr r0, [r3, #80] @ 0x50 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 697a4 │ │ │ │ - bl ad824 │ │ │ │ - bl 2393c │ │ │ │ + beq 6c414 │ │ │ │ + bl b37c4 │ │ │ │ + bl 23874 │ │ │ │ + mov r1, r0 │ │ │ │ add fp, sp, #80 @ 0x50 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ - mov r1, r0 │ │ │ │ - str r0, [sp, #52] @ 0x34 │ │ │ │ mov r0, fp │ │ │ │ - bl 25400 │ │ │ │ - ldr r1, [sp, #52] @ 0x34 │ │ │ │ + str r1, [sp, #56] @ 0x38 │ │ │ │ + bl 2532c │ │ │ │ + ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r0, r1 │ │ │ │ - bl 219a4 │ │ │ │ + bl 2190c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, fp │ │ │ │ - bl 6750c │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - str r3, [sp] │ │ │ │ - mov r3, #80 @ 0x50 │ │ │ │ + bl 6a080 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r2, #1 │ │ │ │ + stm sp, {r3, r6} │ │ │ │ + mov r3, #80 @ 0x50 │ │ │ │ mov r1, r3 │ │ │ │ - str r6, [sp, #4] │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ movw r2, #1002 @ 0x3ea │ │ │ │ + mov r1, #0 │ │ │ │ add r2, r2, r6, lsl #16 │ │ │ │ - sub r3, r3, r6 │ │ │ │ + mov r0, sl │ │ │ │ + add r7, r7, #1 │ │ │ │ str r2, [sp] │ │ │ │ - mov r1, #0 │ │ │ │ mov r2, r5 │ │ │ │ - mov r0, sl │ │ │ │ + sub r3, r3, r6 │ │ │ │ + add r6, r6, #1 │ │ │ │ clz r3, r3 │ │ │ │ lsr r3, r3, #5 │ │ │ │ - bl 67600 │ │ │ │ + bl 6a194 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ - add r6, r6, #1 │ │ │ │ cmp r3, r6 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ble 68e1c │ │ │ │ + ble 6ba38 │ │ │ │ cmp r9, r6 │ │ │ │ - bgt 69278 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ + bgt 6bec4 │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r3, r6 │ │ │ │ - bgt 69758 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ + bgt 6c3c8 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 69960 │ │ │ │ - ldr r1, [sp, #32] │ │ │ │ - ldr r0, [sp, #40] @ 0x28 │ │ │ │ + bne 6c5d0 │ │ │ │ + ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r2, #5 │ │ │ │ - bl 248f0 │ │ │ │ + ldr r0, [sp, #44] @ 0x2c │ │ │ │ + bl 2481c │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ mov r2, #1 │ │ │ │ - mov r1, r3 │ │ │ │ stm sp, {r0, r6} │ │ │ │ + mov r1, r3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ - b 69308 │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ + b 6bf50 │ │ │ │ cmp r3, #0 │ │ │ │ - ble 67e74 │ │ │ │ - ldr sl, [pc, #424] @ 6954c │ │ │ │ - ldr r7, [pc, #424] @ 69550 │ │ │ │ - add sl, pc, sl │ │ │ │ - mov r6, #1 │ │ │ │ + ble 6aa54 │ │ │ │ + ldr r3, [pc, #328] @ 6c134 │ │ │ │ + movw sl, #1006 @ 0x3ee │ │ │ │ + movt sl, #1 │ │ │ │ + mov r7, #1 │ │ │ │ add r5, sp, #140 @ 0x8c │ │ │ │ + str r6, [sp, #36] @ 0x24 │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r6, r3 │ │ │ │ mov r2, #5 │ │ │ │ - mov r1, sl │ │ │ │ + mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r3, #32 │ │ │ │ - mov r1, r3 │ │ │ │ mov r2, #1 │ │ │ │ - stm sp, {r0, r6} │ │ │ │ + stm sp, {r0, r7} │ │ │ │ + mov r1, r3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ - str r7, [sp] │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ + str sl, [sp] │ │ │ │ + mov r2, r5 │ │ │ │ + mov r1, #0 │ │ │ │ ldr r3, [r8, #1104] @ 0x450 │ │ │ │ + add sl, sl, #65536 @ 0x10000 │ │ │ │ ldr r0, [fp, #24] │ │ │ │ - sub r3, r3, r6 │ │ │ │ - mov r1, #0 │ │ │ │ - mov r2, r5 │ │ │ │ + sub r3, r3, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ clz r3, r3 │ │ │ │ lsr r3, r3, #5 │ │ │ │ - bl 67600 │ │ │ │ + bl 6a194 │ │ │ │ ldr r3, [r8, #1100] @ 0x44c │ │ │ │ - add r6, r6, #1 │ │ │ │ - cmp r3, r6 │ │ │ │ - add r7, r7, #65536 @ 0x10000 │ │ │ │ - bge 693b0 │ │ │ │ - b 67e74 │ │ │ │ - cmp r3, #0 │ │ │ │ - ble 67ddc │ │ │ │ - ldr fp, [pc, #304] @ 69554 │ │ │ │ - ldr sl, [pc, #304] @ 69558 │ │ │ │ - add fp, pc, fp │ │ │ │ - mov r6, #1 │ │ │ │ + cmp r3, r7 │ │ │ │ + bge 6c004 │ │ │ │ + ldr r6, [sp, #36] @ 0x24 │ │ │ │ + b 6aa54 │ │ │ │ + cmp r3, #0 │ │ │ │ + ble 6a9bc │ │ │ │ + ldr r3, [pc, #188] @ 6c138 │ │ │ │ + movw fp, #1005 @ 0x3ed │ │ │ │ + movt fp, #1 │ │ │ │ + mov r7, #1 │ │ │ │ add r5, sp, #140 @ 0x8c │ │ │ │ + str r6, [sp, #36] @ 0x24 │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r6, r3 │ │ │ │ mov r2, #5 │ │ │ │ - mov r1, fp │ │ │ │ - mov r0, r7 │ │ │ │ - bl 248f0 │ │ │ │ + mov r1, r6 │ │ │ │ + mov r0, r9 │ │ │ │ + bl 2481c │ │ │ │ mov r3, #32 │ │ │ │ - mov r1, r3 │ │ │ │ mov r2, #1 │ │ │ │ - stm sp, {r0, r6} │ │ │ │ + stm sp, {r0, r7} │ │ │ │ + mov r1, r3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ - str sl, [sp] │ │ │ │ - ldr r3, [r8, #1096] @ 0x448 │ │ │ │ - ldr r0, [r9, #20] │ │ │ │ - sub r3, r3, r6 │ │ │ │ - mov r1, #0 │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ + str fp, [sp] │ │ │ │ mov r2, r5 │ │ │ │ + mov r1, #0 │ │ │ │ + ldr r3, [r8, #1096] @ 0x448 │ │ │ │ + add fp, fp, #65536 @ 0x10000 │ │ │ │ + ldr r0, [sl, #20] │ │ │ │ + sub r3, r3, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ clz r3, r3 │ │ │ │ lsr r3, r3, #5 │ │ │ │ - bl 67600 │ │ │ │ + bl 6a194 │ │ │ │ ldr r3, [r8, #1092] @ 0x444 │ │ │ │ - add r6, r6, #1 │ │ │ │ - cmp r3, r6 │ │ │ │ - add sl, sl, #65536 @ 0x10000 │ │ │ │ - bge 69430 │ │ │ │ - b 67ddc │ │ │ │ - cmp r3, #1 │ │ │ │ - ble 67c98 │ │ │ │ - ldr sl, [pc, #184] @ 6955c │ │ │ │ - ldr r9, [pc, #184] @ 69560 │ │ │ │ - add sl, pc, sl │ │ │ │ + cmp r3, r7 │ │ │ │ + bge 6c094 │ │ │ │ + ldr r6, [sp, #36] @ 0x24 │ │ │ │ + b 6a9bc │ │ │ │ + svccc 0x00aaaaab │ │ │ │ + svccc 0x00e38e39 │ │ │ │ + andsmi r6, r6, r6, ror #12 │ │ │ │ + stccc 7, cr13, [r3], #-40 @ 0xffffffd8 │ │ │ │ + andseq pc, r7, r8, lsr #13 │ │ │ │ + andseq sl, r7, r8, asr #7 │ │ │ │ + @ instruction: 0x001727b0 │ │ │ │ + mulseq r7, r8, r3 │ │ │ │ + andseq pc, r7, ip, asr #14 │ │ │ │ + andeq r1, r0, r8, asr #25 │ │ │ │ + andseq pc, r7, r0, lsl r5 @ │ │ │ │ + andseq pc, r7, r0, ror r4 @ │ │ │ │ + @ instruction: 0x0017a2f0 │ │ │ │ + muleq r0, ip, r6 │ │ │ │ + andseq pc, r7, r4, lsl #7 │ │ │ │ + andseq pc, r7, ip, asr #5 │ │ │ │ + @ instruction: 0x0017f1b0 │ │ │ │ + andseq pc, r7, r4, lsr #2 │ │ │ │ + andseq pc, r7, ip, lsl #5 │ │ │ │ + andseq r9, r7, r0, ror #29 │ │ │ │ + ldrdeq r1, [r0], -r8 │ │ │ │ + eorseq r0, r0, r8, lsl r6 │ │ │ │ + eoreq r0, lr, r4, asr r8 │ │ │ │ + andseq pc, r7, r8, lsr r2 @ │ │ │ │ + eoreq lr, lr, ip, lsl #12 │ │ │ │ + eorseq r0, r0, r8, lsl #11 │ │ │ │ + muleq r0, r0, fp │ │ │ │ + andseq pc, r7, r0, asr #1 │ │ │ │ + andseq r9, r7, r8, lsr #26 │ │ │ │ + andseq lr, r7, ip, lsl #29 │ │ │ │ + andseq r9, r7, r0, lsl sp │ │ │ │ + andeq r1, r0, r8, asr fp │ │ │ │ + andeq r1, r0, r0, asr #22 │ │ │ │ + andseq pc, r7, r0 │ │ │ │ + andeq r1, r0, r8, lsl #17 │ │ │ │ + cmp r3, #0 │ │ │ │ + ble 6a734 │ │ │ │ + ldr r3, [pc, #-92] @ 6c13c │ │ │ │ + movw fp, #1003 @ 0x3eb │ │ │ │ + movt fp, #1 │ │ │ │ + mov r9, #1 │ │ │ │ add r5, sp, #140 @ 0x8c │ │ │ │ + str r6, [sp, #48] @ 0x30 │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r6, r3 │ │ │ │ mov r2, #5 │ │ │ │ - mov r1, sl │ │ │ │ - mov r0, r6 │ │ │ │ - bl 248f0 │ │ │ │ + mov r1, r6 │ │ │ │ + mov r0, r7 │ │ │ │ + bl 2481c │ │ │ │ mov r3, #32 │ │ │ │ - mov r1, r3 │ │ │ │ mov r2, #1 │ │ │ │ - stm sp, {r0, fp} │ │ │ │ + stm sp, {r0, r9} │ │ │ │ + mov r1, r3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ - str r9, [sp] │ │ │ │ - ldr r3, [r8, #1096] @ 0x448 │ │ │ │ - add fp, fp, #1 │ │ │ │ - sub r3, r3, fp │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - mov r1, #0 │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ + str fp, [sp] │ │ │ │ mov r2, r5 │ │ │ │ + mov r1, #0 │ │ │ │ + ldr r3, [r8, #1096] @ 0x448 │ │ │ │ + add fp, fp, #65536 @ 0x10000 │ │ │ │ + ldr r0, [sl, #4] │ │ │ │ + sub r3, r3, r9 │ │ │ │ + add r9, r9, #1 │ │ │ │ clz r3, r3 │ │ │ │ lsr r3, r3, #5 │ │ │ │ - bl 67600 │ │ │ │ + bl 6a194 │ │ │ │ ldr r3, [r8, #1092] @ 0x444 │ │ │ │ - add r9, r9, #65536 @ 0x10000 │ │ │ │ - cmp fp, r3 │ │ │ │ - blt 694ac │ │ │ │ - b 67c98 │ │ │ │ - svccc 0x00aaaaab │ │ │ │ - svccc 0x00e38e39 │ │ │ │ - andsmi r6, r6, r6, ror #12 │ │ │ │ - stccc 7, cr13, [r3], #-40 @ 0xffffffd8 │ │ │ │ - andseq r0, r7, r4, lsr #1 │ │ │ │ - andseq sl, r6, r0, asr #27 │ │ │ │ - andseq r3, r6, r8, lsr #3 │ │ │ │ - mulseq r6, r8, sp │ │ │ │ - andseq r0, r7, r0, asr r1 │ │ │ │ - ldrdeq r1, [r0], -ip │ │ │ │ - andseq pc, r6, r0, lsl pc @ │ │ │ │ - @ instruction: 0xffff03ea │ │ │ │ - andseq pc, r6, ip, ror lr @ │ │ │ │ - @ instruction: 0x0016acf8 │ │ │ │ - @ instruction: 0x000016b0 │ │ │ │ - andseq pc, r6, ip, lsl #27 │ │ │ │ - andeq r0, r1, lr, ror #7 │ │ │ │ - andseq pc, r6, r4, ror #25 │ │ │ │ - andeq r0, r1, sp, ror #7 │ │ │ │ - andseq pc, r6, r4, ror #24 │ │ │ │ - andeq r0, r2, ip, ror #7 │ │ │ │ - andseq pc, r6, r8, asr #22 │ │ │ │ - andeq r0, r1, fp, ror #7 │ │ │ │ - @ instruction: 0x0016fcb4 │ │ │ │ - andseq sl, r6, r4, lsl #18 │ │ │ │ - andeq r1, r0, ip, ror #13 │ │ │ │ - eoreq r3, lr, ip, lsl #5 │ │ │ │ - strhteq r3, [ip], -ip │ │ │ │ - andseq pc, r6, ip, ror #24 │ │ │ │ - eoreq r1, sp, ip, ror r2 │ │ │ │ - strdeq r3, [lr], -ip @ │ │ │ │ - andeq r1, r0, r4, lsr #23 │ │ │ │ - andseq pc, r6, r8, ror #21 │ │ │ │ - andseq sl, r6, r0, asr r7 │ │ │ │ - andeq r1, r0, ip, ror #22 │ │ │ │ - andseq pc, r6, r4, lsr #17 │ │ │ │ - andseq sl, r6, ip, lsr #14 │ │ │ │ - andeq r1, r0, r4, asr fp │ │ │ │ - andseq pc, r6, r4, lsr #20 │ │ │ │ - muleq r0, ip, r8 │ │ │ │ - cmp r3, #0 │ │ │ │ - ble 67b54 │ │ │ │ - ldr fp, [pc, #-92] @ 69564 │ │ │ │ - ldr sl, [pc, #-92] @ 69568 │ │ │ │ - add fp, pc, fp │ │ │ │ - mov r7, #1 │ │ │ │ + cmp r3, r9 │ │ │ │ + bge 6c1b0 │ │ │ │ + ldr r6, [sp, #48] @ 0x30 │ │ │ │ + b 6a734 │ │ │ │ + cmp r3, #1 │ │ │ │ + ble 6a878 │ │ │ │ + ldr r3, [pc, #-232] @ 6c140 │ │ │ │ + mov sl, #1004 @ 0x3ec │ │ │ │ + movt sl, #2 │ │ │ │ add r5, sp, #140 @ 0x8c │ │ │ │ + str r6, [sp, #48] @ 0x30 │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r6, r3 │ │ │ │ mov r2, #5 │ │ │ │ - mov r1, fp │ │ │ │ - mov r0, r6 │ │ │ │ - bl 248f0 │ │ │ │ + mov r1, r6 │ │ │ │ + mov r0, r7 │ │ │ │ + bl 2481c │ │ │ │ mov r3, #32 │ │ │ │ - mov r1, r3 │ │ │ │ mov r2, #1 │ │ │ │ - stm sp, {r0, r7} │ │ │ │ + stm sp, {r0, fp} │ │ │ │ + mov r1, r3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ str sl, [sp] │ │ │ │ + add fp, fp, #1 │ │ │ │ + mov r2, r5 │ │ │ │ ldr r3, [r8, #1096] @ 0x448 │ │ │ │ - ldr r0, [r9, #4] │ │ │ │ - sub r3, r3, r7 │ │ │ │ mov r1, #0 │ │ │ │ - mov r2, r5 │ │ │ │ + add sl, sl, #65536 @ 0x10000 │ │ │ │ + ldr r0, [r9, #12] │ │ │ │ + sub r3, r3, fp │ │ │ │ clz r3, r3 │ │ │ │ lsr r3, r3, #5 │ │ │ │ - bl 67600 │ │ │ │ + bl 6a194 │ │ │ │ ldr r3, [r8, #1092] @ 0x444 │ │ │ │ - add r7, r7, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - add sl, sl, #65536 @ 0x10000 │ │ │ │ - bge 695cc │ │ │ │ - b 67b54 │ │ │ │ + cmp fp, r3 │ │ │ │ + blt 6c23c │ │ │ │ + ldr r6, [sp, #48] @ 0x30 │ │ │ │ + b 6a878 │ │ │ │ ldr r2, [r8, #28] │ │ │ │ cmp r2, #3 │ │ │ │ - bne 68dd0 │ │ │ │ + bne 6b9ec │ │ │ │ cmp r3, #1 │ │ │ │ - ble 68fe4 │ │ │ │ - ldr r1, [pc, #-224] @ 6956c │ │ │ │ - ldr r0, [pc, #-224] @ 69570 │ │ │ │ - add r1, pc, r1 │ │ │ │ + ble 6bc28 │ │ │ │ + ldr r1, [pc, #-380] @ 6c144 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #-384] @ 6c148 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r3, [pc, #-240] @ 69574 │ │ │ │ + bl 2481c │ │ │ │ + ldr r3, [pc, #-396] @ 6c14c │ │ │ │ + mov r2, r0 │ │ │ │ + ldr r0, [sp, #28] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - str r3, [sp, #32] │ │ │ │ mov r1, r3 │ │ │ │ - mov r2, r0 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - bl 67438 │ │ │ │ - ldr r3, [pc, #-264] @ 69578 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + bl 69f90 │ │ │ │ + ldr r3, [pc, #-420] @ 6c150 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r3, #40] @ 0x28 │ │ │ │ ldr r3, [r8, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ - ble 68fe4 │ │ │ │ - ldr sl, [pc, #-284] @ 6957c │ │ │ │ - ldr r9, [pc, #-284] @ 69580 │ │ │ │ - ldr fp, [pc, #-284] @ 69584 │ │ │ │ - str r4, [sp, #40] @ 0x28 │ │ │ │ - ldr r4, [sp, #28] │ │ │ │ - add r9, pc, r9 │ │ │ │ - add sl, pc, sl │ │ │ │ - add fp, pc, fp │ │ │ │ + ble 6bc28 │ │ │ │ + ldr sl, [pc, #-440] @ 6c154 │ │ │ │ add r6, r8, #48 @ 0x30 │ │ │ │ mov r7, #0 │ │ │ │ + str r4, [sp, #44] @ 0x2c │ │ │ │ add r5, sp, #140 @ 0x8c │ │ │ │ - str r9, [sp, #32] │ │ │ │ + ldr r9, [pc, #-456] @ 6c158 │ │ │ │ + ldr fp, [pc, #-456] @ 6c15c │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r4, [sp, #32] │ │ │ │ + add r9, pc, r9 │ │ │ │ + add fp, pc, fp │ │ │ │ + str r9, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r6, #8] │ │ │ │ mov r1, #0 │ │ │ │ - add r3, sl, r3, lsl #2 │ │ │ │ mov r0, r6 │ │ │ │ + add r7, r7, #1 │ │ │ │ + add r6, r6, #16 │ │ │ │ + add r3, sl, r3, lsl #2 │ │ │ │ ldr r9, [r3, #2196] @ 0x894 │ │ │ │ - bl 6750c │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - str r3, [sp] │ │ │ │ + bl 6a080 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + mov r2, #1 │ │ │ │ + stm sp, {r3, r9} │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ mov r1, r3 │ │ │ │ - mov r2, #1 │ │ │ │ - str r9, [sp, #4] │ │ │ │ - add r7, r7, #1 │ │ │ │ - add r6, r6, #16 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-388] @ 69588 │ │ │ │ - movw r2, #1007 @ 0x3ef │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ + ldr r3, [pc, #-540] @ 6c160 │ │ │ │ + ldr ip, [r6, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [r6, #-12] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #40] @ 0x28 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ - ldr r1, [r3, #84] @ 0x54 │ │ │ │ - ldr r3, [r6, #-20] @ 0xffffffec │ │ │ │ - add r2, r2, r3, lsl #16 │ │ │ │ - sub r3, r1, r3 │ │ │ │ - ldr r1, [r6, #-12] │ │ │ │ - clz r3, r3 │ │ │ │ + ldr r1, [fp, r2, lsl #2] │ │ │ │ + movw r2, #1007 @ 0x3ef │ │ │ │ + add r2, r2, ip, lsl #16 │ │ │ │ + ldr r3, [r3, #84] @ 0x54 │ │ │ │ str r2, [sp] │ │ │ │ - lsr r3, r3, #5 │ │ │ │ - ldr r1, [fp, r1, lsl #2] │ │ │ │ mov r2, r5 │ │ │ │ - bl 67600 │ │ │ │ + sub r3, r3, ip │ │ │ │ + clz r3, r3 │ │ │ │ + lsr r3, r3, #5 │ │ │ │ + bl 6a194 │ │ │ │ ldr r3, [r8, #40] @ 0x28 │ │ │ │ cmp r3, r7 │ │ │ │ - bgt 696c0 │ │ │ │ - ldr r4, [sp, #40] @ 0x28 │ │ │ │ - b 68fe4 │ │ │ │ - ldr r3, [pc, #-468] @ 6958c │ │ │ │ + bgt 6c334 │ │ │ │ + ldr r4, [sp, #44] @ 0x2c │ │ │ │ + b 6bc28 │ │ │ │ + ldr r3, [pc, #-620] @ 6c164 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr fp, [r3] │ │ │ │ cmp fp, #0 │ │ │ │ - beq 69368 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ + beq 6bfb0 │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ mov r0, fp │ │ │ │ add r1, r3, r7 │ │ │ │ - bl 171a90 │ │ │ │ + bl 180734 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 171a74 │ │ │ │ + bl 180718 │ │ │ │ subs r1, r0, #0 │ │ │ │ - beq 69368 │ │ │ │ + beq 6bfb0 │ │ │ │ add fp, sp, #80 @ 0x50 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r0, fp │ │ │ │ - bl 25400 │ │ │ │ - b 692d8 │ │ │ │ + bl 2532c │ │ │ │ + b 6bf24 │ │ │ │ ldr r0, [r2, #4] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 69368 │ │ │ │ - b 692ac │ │ │ │ + beq 6bfb0 │ │ │ │ + b 6bef8 │ │ │ │ ldr r3, [r8, #28] │ │ │ │ cmp r3, #3 │ │ │ │ - beq 68c44 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ + beq 6b854 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ mov r0, #0 │ │ │ │ add r6, r3, #1104 @ 0x450 │ │ │ │ - add r6, r6, #4 │ │ │ │ add r9, r3, #2128 @ 0x850 │ │ │ │ + add r6, r6, #4 │ │ │ │ add r9, r9, #4 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r2, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ addne r0, r0, #1 │ │ │ │ cmp r9, r2 │ │ │ │ - bne 697dc │ │ │ │ + bne 6c44c │ │ │ │ cmp r0, #1 │ │ │ │ - ble 68c44 │ │ │ │ - ldr r1, [pc, #-624] @ 69590 │ │ │ │ - ldr r0, [pc, #-624] @ 69594 │ │ │ │ - add r1, pc, r1 │ │ │ │ + ble 6b854 │ │ │ │ + ldr r1, [pc, #-776] @ 6c168 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #-780] @ 6c16c │ │ │ │ + ldr fp, [pc, #-780] @ 6c170 │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr sl, [pc, #-784] @ 6c174 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r1, [pc, #-640] @ 69598 │ │ │ │ - ldr fp, [pc, #-640] @ 6959c │ │ │ │ - ldr r3, [r4, r1] │ │ │ │ - str r3, [sp, #32] │ │ │ │ - mov r1, r3 │ │ │ │ - ldr sl, [pc, #-652] @ 695a0 │ │ │ │ + bl 2481c │ │ │ │ + ldr r1, [pc, #-792] @ 6c178 │ │ │ │ + mov r2, r0 │ │ │ │ add fp, pc, fp │ │ │ │ + ldr r0, [sp, #28] │ │ │ │ add sl, pc, sl │ │ │ │ - mov r2, r0 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - bl 67438 │ │ │ │ - str r8, [sp, #40] @ 0x28 │ │ │ │ - str r0, [sp, #32] │ │ │ │ - b 6989c │ │ │ │ + ldr r3, [r4, r1] │ │ │ │ + mov r1, r3 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + bl 69f90 │ │ │ │ + str r0, [sp, #36] @ 0x24 │ │ │ │ + str r8, [sp, #48] @ 0x30 │ │ │ │ + b 6c50c │ │ │ │ mov r2, #5 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ - bl 248f0 │ │ │ │ add r7, sp, #140 @ 0x8c │ │ │ │ + bl 2481c │ │ │ │ + stm sp, {r0, r5} │ │ │ │ + lsl r5, r5, #16 │ │ │ │ mov r3, #32 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #1 │ │ │ │ - stm sp, {r0, r5} │ │ │ │ - lsl r5, r5, #16 │ │ │ │ - mov r0, r7 │ │ │ │ add r5, r5, #1000 @ 0x3e8 │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ - mov r1, #0 │ │ │ │ + mov r0, r7 │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ + ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ + mov r1, #0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 67600 │ │ │ │ + bl 6a194 │ │ │ │ cmp r9, r6 │ │ │ │ - beq 69d1c │ │ │ │ + beq 6c984 │ │ │ │ ldr r3, [r6, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ - beq 69894 │ │ │ │ + beq 6c504 │ │ │ │ ldr r5, [r3, #60] @ 0x3c │ │ │ │ - ldr r3, [pc, #-784] @ 695a4 │ │ │ │ + ldr r3, [pc, #-936] @ 6c17c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ moveq r8, #1 │ │ │ │ - beq 69848 │ │ │ │ + beq 6c4b8 │ │ │ │ cmn r3, #1 │ │ │ │ movne r8, #0 │ │ │ │ - bne 69848 │ │ │ │ - ldr r0, [sp, #28] │ │ │ │ - bl 104030 │ │ │ │ + bne 6c4b8 │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ + bl 10e61c │ │ │ │ sub r8, r0, r5 │ │ │ │ clz r8, r8 │ │ │ │ lsr r8, r8, #5 │ │ │ │ - b 69848 │ │ │ │ - mov r0, r6 │ │ │ │ + b 6c4b8 │ │ │ │ + mov r0, r5 │ │ │ │ mov r1, r7 │ │ │ │ - bl 2261c │ │ │ │ + bl 22578 │ │ │ │ mov r1, r7 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 2261c │ │ │ │ - b 68d2c │ │ │ │ - bl 2261c │ │ │ │ - b 68d78 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 22578 │ │ │ │ + b 6b948 │ │ │ │ + bl 22578 │ │ │ │ + b 6b994 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 69368 │ │ │ │ + beq 6bfb0 │ │ │ │ ldr r0, [r3, #80] @ 0x50 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 692ac │ │ │ │ - b 69368 │ │ │ │ - ldr r1, [pc, #-900] @ 695a8 │ │ │ │ + bne 6bef8 │ │ │ │ + b 6bfb0 │ │ │ │ + ldr r1, [pc, #-1052] @ 6c180 │ │ │ │ mov r0, r6 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r2, #5 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r3, [pc, #-916] @ 695ac │ │ │ │ - ldr r3, [r4, r3] │ │ │ │ - str r3, [sp, #28] │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ + ldr r1, [pc, #-1068] @ 6c184 │ │ │ │ + mov r2, r0 │ │ │ │ + ldr r0, [sp, #28] │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + ldr r1, [r4, r1] │ │ │ │ lsl r3, r3, #16 │ │ │ │ add r3, r3, #43 @ 0x2b │ │ │ │ - mov r2, r0 │ │ │ │ - ldrd r0, [sp, #24] │ │ │ │ - bl 67744 │ │ │ │ - b 68f54 │ │ │ │ + str r1, [sp, #32] │ │ │ │ + bl 6a2f4 │ │ │ │ + b 6bb80 │ │ │ │ add r3, r3, #2128 @ 0x850 │ │ │ │ - add r3, r3, #4 │ │ │ │ mvn r0, #0 │ │ │ │ + add r3, r3, #4 │ │ │ │ mov r1, #0 │ │ │ │ - b 69980 │ │ │ │ + b 6c5f0 │ │ │ │ add r1, r1, #1 │ │ │ │ cmp r1, #256 @ 0x100 │ │ │ │ - beq 699a4 │ │ │ │ + beq 6c614 │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ cmp r2, #0 │ │ │ │ addne r0, r0, #1 │ │ │ │ cmp r0, r7 │ │ │ │ - bne 69974 │ │ │ │ - ldr r0, [sp, #28] │ │ │ │ + bne 6c5e4 │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ add r2, sp, #80 @ 0x50 │ │ │ │ - bl 103d28 │ │ │ │ + bl 10e2b4 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 69368 │ │ │ │ + bne 6bfb0 │ │ │ │ add fp, sp, #80 @ 0x50 │ │ │ │ - b 692d8 │ │ │ │ - vldr s15, [pc, #996] @ 69da0 │ │ │ │ + b 6bf24 │ │ │ │ + vldr s15, [pc, #980] @ 6ca00 │ │ │ │ vsub.f32 s15, s14, s15 │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - blt 69e00 │ │ │ │ + blt 6ca60 │ │ │ │ vcmpe.f32 s15, s13 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bhi 69c90 │ │ │ │ - vldr s14, [pc, #968] @ 69da4 │ │ │ │ - ldr r5, [pc, #976] @ 69db0 │ │ │ │ + bhi 6c8f8 │ │ │ │ + vldr s14, [pc, #952] @ 6ca04 │ │ │ │ + ldr r5, [pc, #960] @ 6ca10 │ │ │ │ vcmpe.f32 s15, s14 │ │ │ │ add r5, pc, r5 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ movhi r6, #1 │ │ │ │ movls r6, #0 │ │ │ │ - ldr r1, [pc, #956] @ 69db4 │ │ │ │ - ldr r0, [pc, #956] @ 69db8 │ │ │ │ - add r1, pc, r1 │ │ │ │ + ldr r1, [pc, #940] @ 6ca14 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #936] @ 6ca18 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - b 68490 │ │ │ │ - vldr s12, [pc, #1000] @ 69dfc │ │ │ │ + bl 2481c │ │ │ │ + b 6b0b0 │ │ │ │ + vldr s12, [pc, #984] @ 6ca5c │ │ │ │ vcmpe.f32 s14, s12 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - movge r3, #1 │ │ │ │ - movlt r3, #0 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - vldr s14, [pc, #976] @ 69dfc │ │ │ │ + movge fp, #1 │ │ │ │ + movlt fp, #0 │ │ │ │ + vldr s14, [pc, #964] @ 6ca5c │ │ │ │ vcmpe.f32 s13, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - movge sl, #1 │ │ │ │ - movlt sl, #0 │ │ │ │ - vldr s14, [pc, #956] @ 69dfc │ │ │ │ - mov r9, #0 │ │ │ │ + movge r9, #1 │ │ │ │ + movlt r9, #0 │ │ │ │ + vldr s14, [pc, #944] @ 6ca5c │ │ │ │ + mov sl, #0 │ │ │ │ vcmpe.f32 s15, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - movge fp, #1 │ │ │ │ - movlt fp, r9 │ │ │ │ - b 68424 │ │ │ │ - ldr r1, [pc, #864] @ 69dbc │ │ │ │ - ldr r0, [pc, #864] @ 69dc0 │ │ │ │ - add r1, pc, r1 │ │ │ │ + movge r7, #1 │ │ │ │ + movlt r7, sl │ │ │ │ + b 6b044 │ │ │ │ + ldr r1, [pc, #852] @ 6ca1c │ │ │ │ mov r2, #5 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r1, [pc, #848] @ 69dc4 │ │ │ │ mov r7, #0 │ │ │ │ - ldr r3, [r4, r1] │ │ │ │ - str r3, [sp, #32] │ │ │ │ - mov r1, r3 │ │ │ │ add sl, sp, #80 @ 0x50 │ │ │ │ + ldr r0, [pc, #840] @ 6ca20 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl 2481c │ │ │ │ + ldr r1, [pc, #828] @ 6ca24 │ │ │ │ mov r2, r0 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - bl 67438 │ │ │ │ - ldr r3, [pc, #816] @ 69dc8 │ │ │ │ - str r8, [sp, #56] @ 0x38 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r3, [pc, #804] @ 69dcc │ │ │ │ + ldr r0, [sp, #28] │ │ │ │ + ldr r3, [r4, r1] │ │ │ │ + mov r1, r3 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + bl 69f90 │ │ │ │ + ldr r3, [pc, #804] @ 6ca28 │ │ │ │ + str r0, [sp, #36] @ 0x24 │ │ │ │ + str r8, [sp, #60] @ 0x3c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - str r0, [sp, #32] │ │ │ │ - b 69b14 │ │ │ │ + ldr r3, [pc, #788] @ 6ca2c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ + b 6c77c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, sl │ │ │ │ - bl 6750c │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ + bl 6a080 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r8, sp, #140 @ 0x8c │ │ │ │ - str r3, [sp] │ │ │ │ - mov r3, #64 @ 0x40 │ │ │ │ mov r2, #1 │ │ │ │ + stm sp, {r3, r6} │ │ │ │ + mov r3, #64 @ 0x40 │ │ │ │ mov r1, r3 │ │ │ │ - str r6, [sp, #4] │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r8 │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ movw r1, #1001 @ 0x3e9 │ │ │ │ - add r1, r1, r6, lsl #16 │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ + ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, r9 │ │ │ │ + add r1, r1, r6, lsl #16 │ │ │ │ mov r2, r8 │ │ │ │ + str r1, [sp] │ │ │ │ mov r1, #0 │ │ │ │ - bl 67600 │ │ │ │ + bl 6a194 │ │ │ │ cmp r5, fp │ │ │ │ add r7, r7, #1 │ │ │ │ - beq 68fc4 │ │ │ │ + beq 6bc08 │ │ │ │ ldr r3, [fp, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ - beq 69b08 │ │ │ │ + beq 6c770 │ │ │ │ ldr r6, [r3, #60] @ 0x3c │ │ │ │ - ldr r3, [pc, #676] @ 69dd0 │ │ │ │ + ldr r3, [pc, #668] @ 6ca30 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r6 │ │ │ │ moveq r9, #1 │ │ │ │ - beq 69b48 │ │ │ │ + beq 6c7b0 │ │ │ │ cmn r3, #1 │ │ │ │ movne r9, #0 │ │ │ │ - beq 69b94 │ │ │ │ - ldr r0, [sp, #28] │ │ │ │ + beq 6c7fc │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ mov r3, #32 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ - bl 103c14 │ │ │ │ + bl 10e18c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 69ab4 │ │ │ │ - ldr r1, [sp, #40] @ 0x28 │ │ │ │ - ldr r0, [sp, #44] @ 0x2c │ │ │ │ + beq 6c720 │ │ │ │ + ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r2, #5 │ │ │ │ - bl 248f0 │ │ │ │ add r8, sp, #140 @ 0x8c │ │ │ │ + ldr r0, [sp, #48] @ 0x30 │ │ │ │ + bl 2481c │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ mov r2, #1 │ │ │ │ - mov r1, r3 │ │ │ │ stm sp, {r0, r6} │ │ │ │ + mov r1, r3 │ │ │ │ mov r0, r8 │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ - b 69ae8 │ │ │ │ - ldr r0, [sp, #28] │ │ │ │ - bl 103fd0 │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ + b 6c750 │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ + bl 10e5bc │ │ │ │ sub r9, r0, r6 │ │ │ │ clz r9, r9 │ │ │ │ lsr r9, r9, #5 │ │ │ │ - b 69b48 │ │ │ │ + b 6c7b0 │ │ │ │ clz r7, r6 │ │ │ │ mov r6, #0 │ │ │ │ lsr r7, r7, #5 │ │ │ │ mov sl, r6 │ │ │ │ - b 68adc │ │ │ │ - ldr r3, [pc, #524] @ 69dd4 │ │ │ │ - ldr r2, [pc, #524] @ 69dd8 │ │ │ │ - ldr r1, [pc, #524] @ 69ddc │ │ │ │ + b 6b6f4 │ │ │ │ + ldr r3, [pc, #516] @ 6ca34 │ │ │ │ + ldr r1, [pc, #516] @ 6ca38 │ │ │ │ + ldr r2, [pc, #516] @ 6ca3c │ │ │ │ add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 684b0 │ │ │ │ - ldr r0, [sp, #52] @ 0x34 │ │ │ │ + add r2, pc, r2 │ │ │ │ + b 6b0d0 │ │ │ │ + mov r0, sl │ │ │ │ mov r1, r7 │ │ │ │ - bl 2261c │ │ │ │ + bl 22578 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ - bl 2261c │ │ │ │ + bl 22578 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2261c │ │ │ │ + bl 22578 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2261c │ │ │ │ - b 68624 │ │ │ │ - vldr s14, [pc, #480] @ 69df8 │ │ │ │ + bl 22578 │ │ │ │ + b 6b250 │ │ │ │ + vldr s14, [pc, #472] @ 6ca58 │ │ │ │ vcmpe.f32 s15, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - blt 69188 │ │ │ │ - vldr s14, [pc, #468] @ 69dfc │ │ │ │ - ldr r5, [pc, #436] @ 69de0 │ │ │ │ + blt 6bdd0 │ │ │ │ + vldr s14, [pc, #460] @ 6ca5c │ │ │ │ + ldr r5, [pc, #428] @ 6ca40 │ │ │ │ vcmpe.f32 s15, s14 │ │ │ │ add r5, pc, r5 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ movlt r6, #1 │ │ │ │ movge r6, #0 │ │ │ │ - b 699f0 │ │ │ │ + b 6c660 │ │ │ │ ldr r3, [r8, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 6963c │ │ │ │ + bne 6c2b0 │ │ │ │ ldr r3, [r8, #556] @ 0x22c │ │ │ │ cmp r3, #0 │ │ │ │ - bne 68ffc │ │ │ │ - b 68dd0 │ │ │ │ - mov r0, sl │ │ │ │ - mov r1, r6 │ │ │ │ - bl 2261c │ │ │ │ - mov r1, r6 │ │ │ │ + bne 6bc40 │ │ │ │ + b 6b9ec │ │ │ │ mov r0, r9 │ │ │ │ - bl 2261c │ │ │ │ - mov r1, r6 │ │ │ │ + mov r1, sl │ │ │ │ + bl 22578 │ │ │ │ + mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ - bl 2261c │ │ │ │ - mov r1, r6 │ │ │ │ + bl 22578 │ │ │ │ + mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ - bl 2261c │ │ │ │ - b 687c0 │ │ │ │ - vldr s15, [pc, #272] @ 69da8 │ │ │ │ + bl 22578 │ │ │ │ + mov r1, sl │ │ │ │ + mov r0, r6 │ │ │ │ + bl 22578 │ │ │ │ + b 6b3fc │ │ │ │ + vldr s15, [pc, #264] @ 6ca08 │ │ │ │ vsub.f32 s16, s14, s15 │ │ │ │ - vldr s15, [pc, #268] @ 69dac │ │ │ │ + vldr s15, [pc, #260] @ 6ca0c │ │ │ │ vcmpe.f32 s16, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vneglt.f32 s16, s16 │ │ │ │ vcmpe.f32 s16, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bhi 69188 │ │ │ │ - ldr r6, [pc, #296] @ 69de4 │ │ │ │ - ldr r1, [pc, #296] @ 69de8 │ │ │ │ + bhi 6bdd0 │ │ │ │ + ldr r6, [pc, #288] @ 6ca44 │ │ │ │ + mov r2, #5 │ │ │ │ + ldr r1, [pc, #284] @ 6ca48 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ + vldr s15, [pc, #196] @ 6ca04 │ │ │ │ + mov r5, r0 │ │ │ │ mov r2, #5 │ │ │ │ - bl 248f0 │ │ │ │ - vldr s15, [pc, #204] @ 69da4 │ │ │ │ - ldr r1, [pc, #272] @ 69dec │ │ │ │ - mov r2, #5 │ │ │ │ + mov r0, r6 │ │ │ │ + ldr r1, [pc, #252] @ 6ca4c │ │ │ │ vcmpe.f32 s16, s15 │ │ │ │ add r1, pc, r1 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, r6 │ │ │ │ movhi r6, #1 │ │ │ │ movls r6, #0 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ cmp r5, #0 │ │ │ │ - bne 68490 │ │ │ │ - ldr r3, [pc, #228] @ 69df0 │ │ │ │ + bne 6b0b0 │ │ │ │ + ldr r3, [pc, #220] @ 6ca50 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r5, r3 │ │ │ │ - mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - b 684b0 │ │ │ │ - ldr r8, [sp, #40] @ 0x28 │ │ │ │ - b 68c44 │ │ │ │ + mov r2, r3 │ │ │ │ + b 6b0d0 │ │ │ │ + ldr r8, [sp, #48] @ 0x30 │ │ │ │ + b 6b854 │ │ │ │ ldr r0, [r8, #16] │ │ │ │ ldr r1, [r9, #676] @ 0x2a4 │ │ │ │ cmp r1, r0, lsl #1 │ │ │ │ - bne 687fc │ │ │ │ + bne 6b438 │ │ │ │ mov sl, r6 │ │ │ │ mov r7, r6 │ │ │ │ mov r6, #1 │ │ │ │ - b 68adc │ │ │ │ + b 6b6f4 │ │ │ │ ldr r1, [r8, #16] │ │ │ │ ldr r0, [r9, #676] @ 0x2a4 │ │ │ │ add r1, r1, r1, lsr #31 │ │ │ │ cmp r0, r1, asr #1 │ │ │ │ - bne 68ab4 │ │ │ │ + bne 6b6cc │ │ │ │ mov r7, #0 │ │ │ │ mov sl, #1 │ │ │ │ - b 68adc │ │ │ │ - vldr s14, [pc, #56] @ 69da4 │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [sp, #32] │ │ │ │ + b 6b6f4 │ │ │ │ + vldr s14, [pc, #48] @ 6ca04 │ │ │ │ + mov fp, #0 │ │ │ │ vcmpe.f32 s13, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - movls sl, #1 │ │ │ │ - movhi sl, r3 │ │ │ │ - b 69a38 │ │ │ │ - vldr s12, [pc, #24] @ 69da4 │ │ │ │ + movls r9, #1 │ │ │ │ + movhi r9, fp │ │ │ │ + b 6c6a4 │ │ │ │ + vldr s12, [pc, #20] @ 6ca04 │ │ │ │ vcmpe.f32 s14, s12 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - movls r3, #1 │ │ │ │ - movhi r3, #0 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - b 69a24 │ │ │ │ + movls fp, #1 │ │ │ │ + movhi fp, #0 │ │ │ │ + b 6c690 │ │ │ │ svccc 0x00e38e39 │ │ │ │ stccc 7, cr13, [r3], #-40 @ 0xffffffd8 │ │ │ │ andsmi r6, r6, r6, ror #12 │ │ │ │ - @ instruction: 0x3d99999a │ │ │ │ - andseq pc, r6, r4, ror #13 │ │ │ │ - andseq pc, r6, ip, lsr r8 @ │ │ │ │ - andseq sl, r6, r8, asr r5 │ │ │ │ - andseq pc, r6, r4, lsr #17 │ │ │ │ - @ instruction: 0x0016a4f4 │ │ │ │ - andeq r1, r0, ip, ror #13 │ │ │ │ - andseq pc, r6, r4, lsr r6 @ │ │ │ │ - @ instruction: 0x0016a4b4 │ │ │ │ - andeq r1, r0, r4, lsr sp │ │ │ │ - @ instruction: 0x0016f4f0 │ │ │ │ - andseq r2, r6, ip, ror r7 │ │ │ │ - andseq ip, r9, r8, asr #14 │ │ │ │ - andseq pc, r6, ip, lsl #9 │ │ │ │ - mulseq r6, ip, r2 │ │ │ │ - andseq pc, r6, ip, ror r5 @ │ │ │ │ - andseq pc, r6, r4, asr r5 @ │ │ │ │ - andseq r2, r6, r4, asr #12 │ │ │ │ - andseq pc, r6, r8, lsr #5 │ │ │ │ - @ instruction: 0xbd99999a │ │ │ │ + vldrcc.16 s18, [r9, #308] @ 0x134 @ │ │ │ │ + andseq lr, r7, r4, asr #25 │ │ │ │ + andseq lr, r7, r8, lsl lr │ │ │ │ + andseq r9, r7, r8, lsr fp │ │ │ │ + andseq lr, r7, ip, ror lr │ │ │ │ + @ instruction: 0x00179ad0 │ │ │ │ + ldrdeq r1, [r0], -r8 │ │ │ │ + andseq lr, r7, r4, lsl ip │ │ │ │ + mulseq r7, r4, sl │ │ │ │ + andeq r1, r0, r0, lsr #26 │ │ │ │ + @ instruction: 0x0017ead8 │ │ │ │ + andseq r1, r7, r4, ror #26 │ │ │ │ + andseq fp, sl, r0, lsr sp │ │ │ │ + andseq lr, r7, r4, ror sl │ │ │ │ + andseq r9, r7, r0, lsl #17 │ │ │ │ + andseq lr, r7, r0, ror #22 │ │ │ │ + andseq lr, r7, r4, lsr fp │ │ │ │ + andseq r1, r7, ip, lsr #24 │ │ │ │ + mulseq r7, r8, r8 │ │ │ │ + vldrlt.16 s18, [r9, #308] @ 0x134 @ │ │ │ │ stclt 7, cr13, [r3], #-40 @ 0xffffffd8 │ │ │ │ - vldr s14, [pc, #-16] @ 69df8 │ │ │ │ + vldr s14, [pc, #-16] @ 6ca58 │ │ │ │ vcmpe.f32 s15, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - blt 69188 │ │ │ │ - vldr s14, [pc, #-28] @ 69dfc │ │ │ │ - ldr r5, [pc, #-40] @ 69df4 │ │ │ │ + blt 6bdd0 │ │ │ │ + vldr s14, [pc, #-28] @ 6ca5c │ │ │ │ + ldr r5, [pc, #-40] @ 6ca54 │ │ │ │ vcmpe.f32 s15, s14 │ │ │ │ add r5, pc, r5 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ movlt r6, #1 │ │ │ │ movge r6, #0 │ │ │ │ - b 699f0 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - ldr r3, [pc, #4] @ 69e40 │ │ │ │ + b 6c660 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + ldr r3, [pc, #4] @ 6caa0 │ │ │ │ ldr r0, [pc, r3] │ │ │ │ - b 22850 │ │ │ │ - eoreq r2, lr, r0, lsl #22 │ │ │ │ + b 227ac │ │ │ │ + eoreq pc, pc, r0, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + strd r4, [sp, #-32]! @ 0xffffffe0 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + str sl, [sp, #24] │ │ │ │ + str lr, [sp, #28] │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ - ldr r3, [pc, #704] @ 6a11c │ │ │ │ - ldr r8, [pc, #704] @ 6a120 │ │ │ │ + ldr r3, [pc, #736] @ 6cdac │ │ │ │ + sub sp, sp, #16 │ │ │ │ + ldr r8, [pc, #732] @ 6cdb0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3] │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r0, #0 │ │ │ │ - sub sp, sp, #16 │ │ │ │ - beq 69e78 │ │ │ │ - bl 22850 │ │ │ │ - bl 22070 │ │ │ │ - ldr r5, [pc, #672] @ 6a124 │ │ │ │ - ldr r4, [pc, #672] @ 6a128 │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r4, pc, r4 │ │ │ │ + beq 6cae8 │ │ │ │ + bl 227ac │ │ │ │ + ldr r4, [pc, #708] @ 6cdb4 │ │ │ │ + bl 21fcc │ │ │ │ + ldr r5, [pc, #704] @ 6cdb8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #0 │ │ │ │ - bl 25304 │ │ │ │ - mov r1, r5 │ │ │ │ + bl 25230 │ │ │ │ + add r4, pc, r4 │ │ │ │ + add r5, pc, r5 │ │ │ │ str r0, [r4] │ │ │ │ - bl 2399c │ │ │ │ + mov r1, r5 │ │ │ │ + bl 238d4 │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, #1 │ │ │ │ - bl 21d7c │ │ │ │ + bl 21ce4 │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, #1 │ │ │ │ - bl 23b94 │ │ │ │ + bl 23acc │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, #0 │ │ │ │ - bl 21cb0 │ │ │ │ - ldr r1, [pc, #604] @ 6a12c │ │ │ │ + bl 21c18 │ │ │ │ + ldr r1, [pc, #636] @ 6cdbc │ │ │ │ mov r2, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 2489c │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 247c8 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 23e40 │ │ │ │ + bl 23d78 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 619f0 │ │ │ │ + bl 64238 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 72698 │ │ │ │ + bl 75664 │ │ │ │ mov r1, #0 │ │ │ │ - bl 728c0 │ │ │ │ + bl 758cc │ │ │ │ mov r1, #1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7293c │ │ │ │ - ldr r1, [pc, #544] @ 6a130 │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r1, [r8, r1] │ │ │ │ - mov r2, r3 │ │ │ │ - str r1, [sp, #12] │ │ │ │ + bl 75954 │ │ │ │ + ldr r3, [pc, #576] @ 6cdc0 │ │ │ │ mov r5, r0 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 21f2c │ │ │ │ + ldr r3, [r8, r3] │ │ │ │ + mov r1, r3 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + mov r3, #0 │ │ │ │ + mov r2, r3 │ │ │ │ + bl 21e94 │ │ │ │ mov r9, r0 │ │ │ │ - bl 21c14 │ │ │ │ + bl 21b7c │ │ │ │ str r0, [r4, #4] │ │ │ │ mov r0, r9 │ │ │ │ - bl 252c8 │ │ │ │ - ldr r0, [r4, #4] │ │ │ │ - bl 23828 │ │ │ │ mov r9, #2 │ │ │ │ + bl 251f4 │ │ │ │ + ldr r0, [r4, #4] │ │ │ │ + bl 23760 │ │ │ │ mov r3, #0 │ │ │ │ + mov r0, r5 │ │ │ │ str r9, [sp] │ │ │ │ - mov r2, r3 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ - mov r0, r5 │ │ │ │ - bl 2396c │ │ │ │ - ldr r1, [pc, #460] @ 6a134 │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r1, [r8, r1] │ │ │ │ mov r2, r3 │ │ │ │ + bl 238a4 │ │ │ │ + ldr r3, [pc, #488] @ 6cdc4 │ │ │ │ mvn r0, #0 │ │ │ │ - str r1, [sp, #12] │ │ │ │ - bl 21f2c │ │ │ │ + ldr r3, [r8, r3] │ │ │ │ + mov r1, r3 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + mov r3, #0 │ │ │ │ + mov r2, r3 │ │ │ │ + bl 21e94 │ │ │ │ mov sl, r0 │ │ │ │ - bl 21c14 │ │ │ │ + bl 21b7c │ │ │ │ str r0, [r4, #8] │ │ │ │ mov r0, sl │ │ │ │ - bl 252c8 │ │ │ │ + bl 251f4 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 23828 │ │ │ │ + bl 23760 │ │ │ │ mov r3, #0 │ │ │ │ + mov r0, r5 │ │ │ │ str r9, [sp] │ │ │ │ - mov r2, r3 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - mov r0, r5 │ │ │ │ - bl 2396c │ │ │ │ - ldr r1, [pc, #384] @ 6a138 │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r1, [r8, r1] │ │ │ │ mov r2, r3 │ │ │ │ + bl 238a4 │ │ │ │ + ldr r3, [pc, #408] @ 6cdc8 │ │ │ │ mvn r0, #0 │ │ │ │ - str r1, [sp, #12] │ │ │ │ - bl 21f2c │ │ │ │ + ldr r3, [r8, r3] │ │ │ │ + mov r1, r3 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + mov r3, #0 │ │ │ │ + mov r2, r3 │ │ │ │ + bl 21e94 │ │ │ │ mov sl, r0 │ │ │ │ - bl 21c14 │ │ │ │ + bl 21b7c │ │ │ │ str r0, [r4, #12] │ │ │ │ mov r0, sl │ │ │ │ - bl 252c8 │ │ │ │ + mov sl, #1 │ │ │ │ + bl 251f4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 23828 │ │ │ │ + bl 23760 │ │ │ │ mov r3, #0 │ │ │ │ - mov r2, r3 │ │ │ │ - str r9, [sp] │ │ │ │ mov r0, r5 │ │ │ │ + str r9, [sp] │ │ │ │ ldr r1, [r4, #12] │ │ │ │ - bl 2396c │ │ │ │ - ldr r0, [pc, #308] @ 6a13c │ │ │ │ - mov sl, #1 │ │ │ │ + mov r2, r3 │ │ │ │ + bl 238a4 │ │ │ │ + ldr r0, [pc, #324] @ 6cdcc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 24e84 │ │ │ │ + bl 24db0 │ │ │ │ str r0, [r4, #16] │ │ │ │ - bl 23444 │ │ │ │ + bl 23388 │ │ │ │ mov r3, #4 │ │ │ │ + ldr r1, [r4, #16] │ │ │ │ + mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r1, [r4, #16] │ │ │ │ - mov r0, r5 │ │ │ │ - bl 2396c │ │ │ │ + bl 238a4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r1, r9 │ │ │ │ - bl 23b58 │ │ │ │ - mov r1, #0 │ │ │ │ + bl 23a90 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 24d94 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 24cc0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 72b88 │ │ │ │ + bl 75c00 │ │ │ │ mov r0, r7 │ │ │ │ - bl 72be0 │ │ │ │ - ldr r1, [pc, #220] @ 6a140 │ │ │ │ + ldr r7, [pc, #244] @ 6cdd0 │ │ │ │ + bl 75c64 │ │ │ │ + mov r5, r0 │ │ │ │ + ldr r1, [pc, #236] @ 6cdd4 │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [pc, #212] @ 6a144 │ │ │ │ + ldr r0, [pc, #232] @ 6cdd8 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r5, r0 │ │ │ │ - ldr r0, [pc, #204] @ 6a148 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r5 │ │ │ │ - bl 72b54 │ │ │ │ mov r5, #0 │ │ │ │ - mov r1, r7 │ │ │ │ + bl 75bb8 │ │ │ │ + mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ - movw r3, #65293 @ 0xff0d │ │ │ │ stm sp, {r5, sl} │ │ │ │ - mov r9, r0 │ │ │ │ - bl 21f08 │ │ │ │ + mov r1, r7 │ │ │ │ + movw r3, #65293 @ 0xff0d │ │ │ │ + bl 21e70 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ + stm sp, {r5, sl} │ │ │ │ mov r0, r9 │ │ │ │ movw r3, #65307 @ 0xff1b │ │ │ │ - stm sp, {r5, sl} │ │ │ │ - bl 21f08 │ │ │ │ - ldr r3, [pc, #136] @ 6a14c │ │ │ │ - ldr r1, [pc, #136] @ 6a150 │ │ │ │ + bl 21e70 │ │ │ │ + ldr r3, [pc, #156] @ 6cddc │ │ │ │ + ldr r1, [pc, #156] @ 6cde0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ - str r3, [sp, #12] │ │ │ │ - mov r2, r3 │ │ │ │ - str r5, [sp, #4] │ │ │ │ - mov r3, r4 │ │ │ │ str r5, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ + str r5, [sp, #4] │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 21938 │ │ │ │ - ldr r2, [pc, #100] @ 6a154 │ │ │ │ + mov r2, r3 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + mov r3, r4 │ │ │ │ + bl 218a0 │ │ │ │ + ldr r2, [pc, #120] @ 6cde4 │ │ │ │ mov r1, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ - str r5, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl 21938 │ │ │ │ - mov r1, r6 │ │ │ │ + str r5, [sp, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl 218a0 │ │ │ │ ldr r0, [r4] │ │ │ │ + mov r1, r6 │ │ │ │ add sp, sp, #16 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 22964 │ │ │ │ - ldrdeq r2, [lr], -ip @ │ │ │ │ - eoreq r4, sp, ip, asr r4 │ │ │ │ - andseq lr, r5, ip, ror #29 │ │ │ │ - strhteq r2, [lr], -r0 │ │ │ │ - andseq pc, r6, ip, lsr #27 │ │ │ │ - strdeq r1, [r0], -r0 │ │ │ │ - strdeq r1, [r0], -r8 │ │ │ │ - andeq r1, r0, r8, lsl #15 │ │ │ │ - andseq pc, r6, ip, ror ip @ │ │ │ │ - andseq fp, r6, r0, ror #21 │ │ │ │ - andseq fp, r6, r4, ror #21 │ │ │ │ - andseq r9, r6, r0, ror #29 │ │ │ │ - muleq r0, r8, fp │ │ │ │ - andseq fp, r6, ip, ror #20 │ │ │ │ - @ instruction: 0xfffffd3c │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldr sl, [sp, #24] │ │ │ │ + ldr lr, [sp, #28] │ │ │ │ + add sp, sp, #32 │ │ │ │ + b 228c0 │ │ │ │ + eoreq pc, pc, r8, ror #28 │ │ │ │ + strdeq r1, [pc], -r8 @ │ │ │ │ + eoreq pc, pc, r8, lsr lr @ │ │ │ │ + @ instruction: 0x0016e4bc │ │ │ │ + andseq pc, r7, r8, lsl #7 │ │ │ │ + ldrdeq r1, [r0], -ip │ │ │ │ + andeq r1, r0, r4, ror #25 │ │ │ │ + andeq r1, r0, r4, ror r7 │ │ │ │ + andseq pc, r7, r0, asr r2 @ │ │ │ │ + ldrheq fp, [r7], -r4 │ │ │ │ + andseq fp, r7, r4, lsr #1 │ │ │ │ + @ instruction: 0x001794b4 │ │ │ │ + andeq r1, r0, r4, lsl #23 │ │ │ │ + andseq fp, r7, r0, asr r0 │ │ │ │ + @ instruction: 0xfffffd10 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, #15 │ │ │ │ - b 5f55c │ │ │ │ + b 61b8c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r1, #0 │ │ │ │ cmpne r0, #0 │ │ │ │ moveq r6, #1 │ │ │ │ movne r6, #0 │ │ │ │ - beq 6a1d0 │ │ │ │ + beq 6ce74 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 6a1d0 │ │ │ │ + beq 6ce74 │ │ │ │ mov r0, r1 │ │ │ │ - bl 21f74 │ │ │ │ + bl 21edc │ │ │ │ mov r5, r0 │ │ │ │ - bl 240d4 │ │ │ │ - mov r1, r5 │ │ │ │ + bl 2400c │ │ │ │ add r3, r5, r0 │ │ │ │ - strb r6, [r3, #-1] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 251c0 │ │ │ │ + mov r1, r5 │ │ │ │ + strb r6, [r3, #-1] │ │ │ │ + bl 250ec │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mvn r4, #0 │ │ │ │ - b 6a1c8 │ │ │ │ + b 6ce60 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #3752] @ 0xea8 │ │ │ │ - ldr ip, [pc, #988] @ 6a5cc │ │ │ │ - ldr r2, [pc, #988] @ 6a5d0 │ │ │ │ + sub sp, sp, #308 @ 0x134 │ │ │ │ + mov r2, #0 │ │ │ │ + ldr ip, [pc, #984] @ 6d284 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r8, r1 │ │ │ │ + str r2, [sp, #48] @ 0x30 │ │ │ │ + ldr r2, [pc, #972] @ 6d288 │ │ │ │ + ldr r3, [pc, #972] @ 6d28c │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [ip, r2] │ │ │ │ - sub sp, sp, #308 @ 0x134 │ │ │ │ - mov r3, #0 │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #300] @ 0x12c │ │ │ │ mov r2, #0 │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ - ldr r3, [pc, #956] @ 6a5d4 │ │ │ │ - mov r7, r0 │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r8, r1 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - bl 21bfc │ │ │ │ + bl 21b64 │ │ │ │ ldr r4, [r0] │ │ │ │ cmp r4, #0 │ │ │ │ - beq 6a268 │ │ │ │ + beq 6cf30 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 219a4 │ │ │ │ - ldr r2, [pc, #916] @ 6a5d8 │ │ │ │ - ldr r3, [pc, #904] @ 6a5d0 │ │ │ │ + bl 2190c │ │ │ │ + ldr r2, [pc, #920] @ 6d290 │ │ │ │ + ldr r3, [pc, #908] @ 6d288 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #300] @ 0x12c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 6a5c8 │ │ │ │ + bne 6d280 │ │ │ │ add sp, sp, #308 @ 0x134 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - mov r2, #1 │ │ │ │ - str r2, [r0] │ │ │ │ - ldr r2, [pc, #868] @ 6a5dc │ │ │ │ - ldr r1, [r0, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov fp, r0 │ │ │ │ + mov r2, #1 │ │ │ │ + ldr r1, [fp, #4] │ │ │ │ mov r0, r7 │ │ │ │ + str r2, [fp] │ │ │ │ + ldr r2, [pc, #840] @ 6d294 │ │ │ │ + add r2, pc, r2 │ │ │ │ str r1, [r2] │ │ │ │ - bl 22490 │ │ │ │ + bl 223ec │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 23258 │ │ │ │ + bl 231a8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 25640 │ │ │ │ + bl 2556c │ │ │ │ ldr r0, [fp, #4] │ │ │ │ - bl 238e8 │ │ │ │ + bl 23820 │ │ │ │ subs sl, r0, #0 │ │ │ │ - beq 6a480 │ │ │ │ - ldr r3, [pc, #800] @ 6a5e0 │ │ │ │ - ldr r9, [pc, #800] @ 6a5e4 │ │ │ │ + beq 6d144 │ │ │ │ + ldr r3, [pc, #784] @ 6d298 │ │ │ │ + ldr r9, [pc, #784] @ 6d29c │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - ldr r3, [pc, #792] @ 6a5e8 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ add r9, pc, r9 │ │ │ │ + ldr r3, [pc, #772] @ 6d2a0 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - b 6a33c │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + b 6d004 │ │ │ │ ldrb r2, [r3, #1] │ │ │ │ cmp r2, #0 │ │ │ │ - bne 6a38c │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ + bne 6d050 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ str r6, [sp] │ │ │ │ - bl 21bf0 <__sprintf_chk@plt> │ │ │ │ + bl 21b58 <__sprintf_chk@plt> │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 219a4 │ │ │ │ + bl 2190c │ │ │ │ mov r0, r6 │ │ │ │ - bl 2393c │ │ │ │ + bl 23874 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ - bl 22b44 <__stat64_time64@plt> │ │ │ │ + bl 22aa0 <__stat64_time64@plt> │ │ │ │ cmn r0, #1 │ │ │ │ - beq 6a334 │ │ │ │ + beq 6cffc │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ and r3, r3, #61440 @ 0xf000 │ │ │ │ cmp r3, #16384 @ 0x4000 │ │ │ │ - beq 6a3a8 │ │ │ │ + beq 6d06c │ │ │ │ mov r0, r4 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ mov r0, sl │ │ │ │ - bl 225d4 │ │ │ │ + bl 22530 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 6a478 │ │ │ │ + beq 6d13c │ │ │ │ ldr r0, [fp, #4] │ │ │ │ - bl 240d4 │ │ │ │ add r6, r5, #19 │ │ │ │ + bl 2400c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 240d4 │ │ │ │ - mov r1, r0 │ │ │ │ - add r1, r4, r1 │ │ │ │ + bl 2400c │ │ │ │ + add r1, r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ add r1, r1, #2 │ │ │ │ - bl 25460 │ │ │ │ + bl 2538c │ │ │ │ ldr r3, [r9] │ │ │ │ + mov r4, r0 │ │ │ │ ldrb r2, [r3] │ │ │ │ cmp r2, #47 @ 0x2f │ │ │ │ - mov r4, r0 │ │ │ │ - beq 6a2dc │ │ │ │ - stm sp, {r3, r6} │ │ │ │ + beq 6cfa4 │ │ │ │ mvn r2, #0 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ mov r1, #1 │ │ │ │ + stm sp, {r3, r6} │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ - bl 21bf0 <__sprintf_chk@plt> │ │ │ │ - b 6a2fc │ │ │ │ + bl 21b58 <__sprintf_chk@plt> │ │ │ │ + b 6cfc4 │ │ │ │ ldrb r3, [r5, #19] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ - beq 6a334 │ │ │ │ + beq 6cffc │ │ │ │ mov r0, #8 │ │ │ │ - bl 24020 │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r0] │ │ │ │ + bl 23f58 │ │ │ │ mov fp, r0 │ │ │ │ + mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 21f74 │ │ │ │ + str r3, [fp] │ │ │ │ + bl 21edc │ │ │ │ str r0, [fp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 238e8 │ │ │ │ + bl 23820 │ │ │ │ subs r5, r0, #0 │ │ │ │ - bne 6a3f4 │ │ │ │ - b 6a40c │ │ │ │ + bne 6d0b8 │ │ │ │ + b 6d0d0 │ │ │ │ ldrb r3, [r6, #19] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ - bne 6a498 │ │ │ │ + bne 6d15c │ │ │ │ mov r0, r5 │ │ │ │ - bl 225d4 │ │ │ │ + bl 22530 │ │ │ │ subs r6, r0, #0 │ │ │ │ - bne 6a3e8 │ │ │ │ + bne 6d0ac │ │ │ │ mov r0, r5 │ │ │ │ - bl 24104 │ │ │ │ - ldr r3, [pc, #472] @ 6a5ec │ │ │ │ + bl 2403c │ │ │ │ + ldr r3, [pc, #460] @ 6d2a4 │ │ │ │ + mov r2, #1 │ │ │ │ mov r5, #0 │ │ │ │ + mov r1, r8 │ │ │ │ + mov r0, r7 │ │ │ │ + str r2, [sp, #20] │ │ │ │ + mov r2, #4 │ │ │ │ + str r2, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ str r5, [sp, #24] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r2, [r3, #8] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [r3, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ + mov r2, r5 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ - mov r3, #1 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - mov r3, #4 │ │ │ │ - mov r2, r5 │ │ │ │ - mov r1, r8 │ │ │ │ - str r3, [sp] │ │ │ │ - mov r0, r7 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ - bl 21bcc │ │ │ │ + bl 21b34 │ │ │ │ + mov r1, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, fp │ │ │ │ - mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 252d4 │ │ │ │ - b 6a334 │ │ │ │ + bl 25200 │ │ │ │ + b 6cffc │ │ │ │ mov r0, sl │ │ │ │ - bl 24104 │ │ │ │ + bl 2403c │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ - bl 245cc │ │ │ │ + bl 24504 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2420c │ │ │ │ - b 6a234 │ │ │ │ + bl 24144 │ │ │ │ + b 6cee8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 240d4 │ │ │ │ - add r3, r6, #19 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - str r0, [sp, #44] @ 0x2c │ │ │ │ - mov r0, r3 │ │ │ │ - bl 240d4 │ │ │ │ + add r6, r6, #19 │ │ │ │ + bl 2400c │ │ │ │ + mov r1, r0 │ │ │ │ + mov r0, r6 │ │ │ │ + str r1, [sp, #44] @ 0x2c │ │ │ │ + bl 2400c │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r1, r1, r0 │ │ │ │ - add r1, r1, #3 │ │ │ │ mov r0, #1 │ │ │ │ - bl 25460 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #280] @ 6a5f0 │ │ │ │ + add r1, r1, #3 │ │ │ │ + bl 2538c │ │ │ │ + ldr r3, [pc, #276] @ 6d2a8 │ │ │ │ mvn r2, #0 │ │ │ │ - add r3, pc, r3 │ │ │ │ mov r1, #1 │ │ │ │ - str r4, [sp] │ │ │ │ + stm sp, {r4, r6} │ │ │ │ mov r6, r0 │ │ │ │ - bl 21bf0 <__sprintf_chk@plt> │ │ │ │ + add r3, pc, r3 │ │ │ │ + bl 21b58 <__sprintf_chk@plt> │ │ │ │ add r1, sp, #176 @ 0xb0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 22b44 <__stat64_time64@plt> │ │ │ │ + bl 22aa0 <__stat64_time64@plt> │ │ │ │ cmn r0, #1 │ │ │ │ - beq 6a510 │ │ │ │ + mov r0, r6 │ │ │ │ + beq 6d1d0 │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ and r3, r3, #61440 @ 0xf000 │ │ │ │ cmp r3, #16384 @ 0x4000 │ │ │ │ - beq 6a51c │ │ │ │ - mov r0, r6 │ │ │ │ - bl 24c8c │ │ │ │ - b 6a3f4 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 24c8c │ │ │ │ + beq 6d1d8 │ │ │ │ + bl 24bb8 │ │ │ │ + b 6d0b8 │ │ │ │ + bl 24bb8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 24104 │ │ │ │ - ldr r3, [pc, #192] @ 6a5f4 │ │ │ │ - mov r5, #0 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r3, #4] │ │ │ │ - str r2, [sp, #16] │ │ │ │ - str r5, [sp, #24] │ │ │ │ - str r5, [sp, #20] │ │ │ │ - ldr r2, [r3, #8] │ │ │ │ - str r2, [sp, #12] │ │ │ │ - ldr r2, [r3, #12] │ │ │ │ - str r2, [sp, #8] │ │ │ │ mov r6, #4 │ │ │ │ - ldr r3, [r3, #16] │ │ │ │ - mov r2, r5 │ │ │ │ - mov r1, r8 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r0, r7 │ │ │ │ + bl 2403c │ │ │ │ + ldr r1, [pc, #188] @ 6d2ac │ │ │ │ + mov r5, #0 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ str r6, [sp] │ │ │ │ - bl 21bcc │ │ │ │ + mov r2, r5 │ │ │ │ + str r5, [sp, #20] │ │ │ │ + str r5, [sp, #24] │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r1, #4] │ │ │ │ + str r0, [sp, #16] │ │ │ │ + ldr r0, [r1, #8] │ │ │ │ + str r0, [sp, #12] │ │ │ │ + ldr r0, [r1, #12] │ │ │ │ + str r0, [sp, #8] │ │ │ │ + mov r0, r7 │ │ │ │ + ldr r1, [r1, #16] │ │ │ │ + str r1, [sp, #4] │ │ │ │ + mov r1, r8 │ │ │ │ + bl 21b34 │ │ │ │ + mov r1, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, fp │ │ │ │ - mov r1, r0 │ │ │ │ - str r0, [sp, #40] @ 0x28 │ │ │ │ mov r0, r7 │ │ │ │ - bl 252d4 │ │ │ │ - ldr r1, [sp, #40] @ 0x28 │ │ │ │ + str r1, [sp, #44] @ 0x2c │ │ │ │ + bl 25200 │ │ │ │ + ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r2, r5 │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp] │ │ │ │ - str r5, [sp, #24] │ │ │ │ - str r5, [sp, #20] │ │ │ │ - str r5, [sp, #16] │ │ │ │ - str r5, [sp, #12] │ │ │ │ - str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 21bcc │ │ │ │ - b 6a334 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - ldrdeq r4, [sp], -r0 @ │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - @ instruction: 0x0016fab4 │ │ │ │ - eoreq r4, sp, ip, ror r0 │ │ │ │ - ldrdeq r2, [lr], -r4 @ │ │ │ │ - andseq r9, r6, r0, lsl sl │ │ │ │ - eoreq r2, lr, r0, lsl #13 │ │ │ │ - @ instruction: 0x0018bdf4 │ │ │ │ - eoreq r2, lr, r8, lsr r5 │ │ │ │ - @ instruction: 0x001697f8 │ │ │ │ - eoreq r2, lr, r8, lsl r4 │ │ │ │ + str r5, [sp, #8] │ │ │ │ + str r5, [sp, #12] │ │ │ │ + str r5, [sp, #16] │ │ │ │ + str r5, [sp, #20] │ │ │ │ + str r5, [sp, #24] │ │ │ │ + bl 21b34 │ │ │ │ + b 6cffc │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eoreq r1, pc, r4, lsl r4 @ │ │ │ │ + muleq r0, ip, ip │ │ │ │ + andseq pc, r7, r8, asr r0 @ │ │ │ │ + ldrdeq r1, [pc], -r8 @ │ │ │ │ + eoreq pc, pc, r4, lsl #20 │ │ │ │ + mulseq r7, r8, pc @ │ │ │ │ + strhteq pc, [pc], -ip @ │ │ │ │ + andseq fp, r9, ip, ror r3 │ │ │ │ + eoreq pc, pc, ip, asr r8 @ │ │ │ │ + andseq r8, r7, r0, lsl #27 │ │ │ │ + eoreq pc, pc, r8, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ + strd r4, [sp, #-28]! @ 0xffffffe4 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + str lr, [sp, #24] │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ - ldr r2, [pc, #344] @ 6a768 │ │ │ │ - ldr r4, [pc, #344] @ 6a76c │ │ │ │ - ldr r3, [pc, #344] @ 6a770 │ │ │ │ + ldr r2, [pc, #360] @ 6d43c │ │ │ │ + sub sp, sp, #140 @ 0x8c │ │ │ │ + mov r6, r0 │ │ │ │ + ldr r3, [pc, #352] @ 6d440 │ │ │ │ + ldr r4, [pc, #352] @ 6d444 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r4, pc, r4 │ │ │ │ - sub sp, sp, #140 @ 0x8c │ │ │ │ - mov r6, r0 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #132] @ 0x84 │ │ │ │ mov r3, #0 │ │ │ │ - bl 22af0 │ │ │ │ + bl 22a4c │ │ │ │ mov r0, r6 │ │ │ │ - bl 238e8 │ │ │ │ + bl 23820 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 6a738 │ │ │ │ - ldr r8, [pc, #288] @ 6a774 │ │ │ │ - ldr r9, [pc, #288] @ 6a778 │ │ │ │ + beq 6d3fc │ │ │ │ + ldr r8, [pc, #304] @ 6d448 │ │ │ │ mov r3, #0 │ │ │ │ + ldr r9, [pc, #300] @ 6d44c │ │ │ │ + str r3, [r4, #24] │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ - str r3, [r4, #24] │ │ │ │ - b 6a670 │ │ │ │ + b 6d334 │ │ │ │ mov r0, r5 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 225d4 │ │ │ │ + bl 22530 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 6a720 │ │ │ │ + beq 6d3e4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 240d4 │ │ │ │ add r4, r4, #19 │ │ │ │ + bl 2400c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 240d4 │ │ │ │ + bl 2400c │ │ │ │ mov r1, r0 │ │ │ │ + mov r0, #1 │ │ │ │ add r1, r5, r1 │ │ │ │ add r1, r1, #3 │ │ │ │ - mov r0, #1 │ │ │ │ - bl 25460 │ │ │ │ + bl 2538c │ │ │ │ + mov r5, r0 │ │ │ │ mvn r2, #0 │ │ │ │ - mov r1, #1 │ │ │ │ + str r6, [sp] │ │ │ │ mov r3, r8 │ │ │ │ + mov r1, #1 │ │ │ │ str r4, [sp, #4] │ │ │ │ - str r6, [sp] │ │ │ │ - mov r5, r0 │ │ │ │ - bl 21bf0 <__sprintf_chk@plt> │ │ │ │ + bl 21b58 <__sprintf_chk@plt> │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 22b44 <__stat64_time64@plt> │ │ │ │ + bl 22aa0 <__stat64_time64@plt> │ │ │ │ cmn r0, #1 │ │ │ │ - beq 6a668 │ │ │ │ + beq 6d32c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ and r3, r3, #53248 @ 0xd000 │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ - bne 6a668 │ │ │ │ + bne 6d32c │ │ │ │ mov r0, r4 │ │ │ │ - bl 2393c │ │ │ │ - add r1, sp, #128 @ 0x80 │ │ │ │ + bl 23874 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r9, #20] │ │ │ │ + add r1, sp, #128 @ 0x80 │ │ │ │ str r3, [sp, #128] @ 0x80 │ │ │ │ - bl 23b88 │ │ │ │ + bl 23ac0 │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ - bl 219a4 │ │ │ │ + bl 2190c │ │ │ │ ldr r3, [r9, #24] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r9, #24] │ │ │ │ - b 6a668 │ │ │ │ + b 6d32c │ │ │ │ mov r0, r7 │ │ │ │ - bl 24104 │ │ │ │ - ldr r3, [pc, #76] @ 6a77c │ │ │ │ + bl 2403c │ │ │ │ + ldr r3, [pc, #92] @ 6d450 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #20] │ │ │ │ - bl 247c4 │ │ │ │ - ldr r2, [pc, #64] @ 6a780 │ │ │ │ - ldr r3, [pc, #44] @ 6a770 │ │ │ │ + bl 246fc │ │ │ │ + ldr r2, [pc, #80] @ 6d454 │ │ │ │ + ldr r3, [pc, #56] @ 6d440 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 6a764 │ │ │ │ + bne 6d438 │ │ │ │ add sp, sp, #140 @ 0x8c │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq r3, sp, ip, lsr #25 │ │ │ │ - eoreq r2, lr, r0, lsr r3 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - andseq r9, r6, r8, ror r6 │ │ │ │ - strdeq r2, [lr], -r0 @ │ │ │ │ - eoreq r2, lr, r0, lsr #4 │ │ │ │ - eoreq r3, sp, r0, lsl #23 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + add sp, sp, #24 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + strdeq r0, [pc], -r0 @ │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eoreq pc, pc, r4, ror #12 │ │ │ │ + andseq r8, r7, r0, lsl #24 │ │ │ │ + eoreq pc, pc, r8, lsr #12 │ │ │ │ + eoreq pc, pc, ip, asr r5 @ │ │ │ │ + eoreq r0, pc, ip, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 22d90 │ │ │ │ - ldr r4, [pc, #80] @ 6a7f4 │ │ │ │ - add r4, pc, r4 │ │ │ │ - mov r1, r0 │ │ │ │ + ldr r4, [pc, #100] @ 6d4e4 │ │ │ │ + bl 22cec │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 21bfc │ │ │ │ mov r1, r7 │ │ │ │ - ldr r3, [r0, #4] │ │ │ │ + bl 21b64 │ │ │ │ mov r5, r0 │ │ │ │ + add r4, pc, r4 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r4] │ │ │ │ - bl 223f4 │ │ │ │ + bl 22350 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ - bl 6a5f8 │ │ │ │ + bl 6d2b0 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ mov r0, #1 │ │ │ │ lsl r1, r1, #2 │ │ │ │ - bl 25460 │ │ │ │ + bl 2538c │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ str r0, [r4, #28] │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - eoreq r2, lr, ip, lsr #3 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + strhteq pc, [pc], -r8 @ │ │ │ │ ldr r3, [sp] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 6a820 │ │ │ │ + beq 6d514 │ │ │ │ cmp r3, #1 │ │ │ │ - bxne lr │ │ │ │ - ldr r2, [pc, #36] @ 6a838 │ │ │ │ + beq 6d500 │ │ │ │ + bx lr │ │ │ │ + ldr r2, [pc, #36] @ 6d52c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r2, [r2, #32] │ │ │ │ str r3, [r2, r1, lsl #2] │ │ │ │ bx lr │ │ │ │ - ldr r3, [pc, #20] @ 6a83c │ │ │ │ + ldr r3, [pc, #20] @ 6d530 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #28] │ │ │ │ str r2, [r3, r1, lsl #2] │ │ │ │ bx lr │ │ │ │ - eoreq r2, lr, ip, lsr r1 │ │ │ │ - eoreq r2, lr, r4, lsr #2 │ │ │ │ + eoreq pc, pc, r8, asr #8 │ │ │ │ + eoreq pc, pc, r0, lsr r4 @ │ │ │ │ ldr r3, [sp] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 6a86c │ │ │ │ + beq 6d564 │ │ │ │ cmp r3, #1 │ │ │ │ - bxne lr │ │ │ │ - ldr r3, [pc, #36] @ 6a880 │ │ │ │ + beq 6d54c │ │ │ │ + bx lr │ │ │ │ + ldr r3, [pc, #36] @ 6d578 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ str r2, [r3, r1, lsl #2] │ │ │ │ bx lr │ │ │ │ - ldr r2, [pc, #16] @ 6a884 │ │ │ │ + ldr r2, [pc, #16] @ 6d57c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r2, [r2, #28] │ │ │ │ str r3, [r2, r1, lsl #2] │ │ │ │ bx lr │ │ │ │ - strdeq r2, [lr], -r0 @ │ │ │ │ - ldrdeq r2, [lr], -ip @ │ │ │ │ + strdeq pc, [pc], -r8 @ │ │ │ │ + eoreq pc, pc, r4, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, lr} │ │ │ │ + strd r4, [sp, #-12]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #8] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - mov r2, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ + mov r2, #0 │ │ │ │ mvn r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 24674 │ │ │ │ + bl 245ac │ │ │ │ cmp r0, #0 │ │ │ │ - bne 6a8c0 │ │ │ │ + bne 6d5c4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ - pop {r4, r5, pc} │ │ │ │ - ldr r5, [pc, #52] @ 6a8fc │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #8 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r5, [pc, #44] @ 6d5f8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r5, #36] @ 0x24 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ mov r3, #0 │ │ │ │ + mov r0, r4 │ │ │ │ mov r2, r3 │ │ │ │ mvn r1, #0 │ │ │ │ - mov r0, r4 │ │ │ │ str r3, [sp] │ │ │ │ - bl 22b14 │ │ │ │ + bl 22a70 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [r5, #36] @ 0x24 │ │ │ │ - mov r0, r4 │ │ │ │ - add sp, sp, #12 │ │ │ │ - pop {r4, r5, pc} │ │ │ │ - eoreq r2, lr, r8, lsl #1 │ │ │ │ + b 6d5b0 │ │ │ │ + eoreq pc, pc, r4, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + strd r4, [sp, #-32]! @ 0xffffffe0 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + str sl, [sp, #24] │ │ │ │ + str lr, [sp, #28] │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ - ldr r0, [pc, #1160] @ 6ada0 │ │ │ │ - ldr r2, [pc, #1160] @ 6ada4 │ │ │ │ + ldr r0, [pc, #1220] @ 6dae8 │ │ │ │ + sub sp, sp, #16 │ │ │ │ + ldr r2, [pc, #1216] @ 6daec │ │ │ │ + ldr r3, [pc, #1216] @ 6daf0 │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r3, [pc, #1156] @ 6ada8 │ │ │ │ + ldr r5, [pc, #1212] @ 6daf4 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ - ldr r5, [pc, #1152] @ 6adac │ │ │ │ - sub sp, sp, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ cmp r1, #3 │ │ │ │ - bhi 6abe8 │ │ │ │ + bhi 6d908 │ │ │ │ ldrb r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop {0} │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #7 │ │ │ │ - bl 5f55c │ │ │ │ + bl 61b8c │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 6a978 │ │ │ │ + beq 6d684 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, #14 │ │ │ │ - bl 5f55c │ │ │ │ + bl 61b8c │ │ │ │ mov r7, r0 │ │ │ │ - ldr r6, [pc, #1072] @ 6adb0 │ │ │ │ + ldr r6, [pc, #1132] @ 6daf8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #13 │ │ │ │ + bl 61b8c │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 5f55c │ │ │ │ ldr r3, [r6, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ movgt r4, #0 │ │ │ │ - ble 6a9d4 │ │ │ │ - mov r1, r4 │ │ │ │ + ble 6d6e0 │ │ │ │ ldr r0, [r6, #44] @ 0x2c │ │ │ │ - bl 23798 │ │ │ │ + mov r1, r4 │ │ │ │ + bl 236d0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, #14 │ │ │ │ - bl 5f55c │ │ │ │ + bl 61b8c │ │ │ │ subs r1, r0, #0 │ │ │ │ - beq 6a9c4 │ │ │ │ + beq 6d6d0 │ │ │ │ mov r0, #3 │ │ │ │ - bl 5f55c │ │ │ │ + bl 61b8c │ │ │ │ ldr r3, [r6, #40] @ 0x28 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r3, r4 │ │ │ │ - bgt 6a99c │ │ │ │ + bgt 6d6a8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #2 │ │ │ │ - bl 5f55c │ │ │ │ + bl 61b8c │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 6ad30 │ │ │ │ - ldr r3, [pc, #964] @ 6adb4 │ │ │ │ + beq 6da78 │ │ │ │ + ldr r3, [pc, #1024] @ 6dafc │ │ │ │ ldr r5, [r5, r3] │ │ │ │ ldr r3, [r5, #1116] @ 0x45c │ │ │ │ cmp r3, #0 │ │ │ │ cmpne r7, #0 │ │ │ │ - bne 6ad68 │ │ │ │ + bne 6dab0 │ │ │ │ ldr r2, [r4, #16] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 6ad54 │ │ │ │ + beq 6da9c │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b468 │ │ │ │ + bl 7eaf0 │ │ │ │ ldr r3, [r5, #1116] @ 0x45c │ │ │ │ mov r2, #2 │ │ │ │ + str r2, [r5, #1148] @ 0x47c │ │ │ │ clz r3, r3 │ │ │ │ lsr r3, r3, #5 │ │ │ │ - str r2, [r5, #1148] @ 0x47c │ │ │ │ str r3, [r5, #1152] @ 0x480 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #8 │ │ │ │ - bl 5f55c │ │ │ │ - mov r1, r7 │ │ │ │ + bl 61b8c │ │ │ │ mov r3, r0 │ │ │ │ + mov r1, r7 │ │ │ │ mov r0, #15 │ │ │ │ str r3, [r5, #1092] @ 0x444 │ │ │ │ - bl 5f55c │ │ │ │ - ldr r4, [pc, #868] @ 6adb8 │ │ │ │ + bl 61b8c │ │ │ │ + ldr r4, [pc, #928] @ 6db00 │ │ │ │ mov r5, #0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ str r5, [r4, #24] │ │ │ │ str r5, [r4, #40] @ 0x28 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ str r5, [r4, #32] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ str r5, [r4, #28] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 21f74 │ │ │ │ - ldr r2, [pc, #812] @ 6adbc │ │ │ │ - ldr r3, [pc, #784] @ 6ada4 │ │ │ │ - add r2, pc, r2 │ │ │ │ + bl 21edc │ │ │ │ + ldr r2, [pc, #872] @ 6db04 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ + ldr r3, [pc, #840] @ 6daec │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 6ad9c │ │ │ │ + bne 6dae4 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ add sp, sp, #16 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 22850 │ │ │ │ - ldr r8, [pc, #760] @ 6adc0 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldr sl, [sp, #24] │ │ │ │ + ldr lr, [sp, #28] │ │ │ │ + add sp, sp, #32 │ │ │ │ + b 227ac │ │ │ │ + ldr r8, [pc, #800] @ 6db08 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r8, #44] @ 0x2c │ │ │ │ - bl 22490 │ │ │ │ + bl 223ec │ │ │ │ ldr r3, [r8, #24] │ │ │ │ cmp r3, #0 │ │ │ │ - ble 6abd8 │ │ │ │ - ldr r6, [pc, #736] @ 6adc4 │ │ │ │ - ldr r9, [pc, #736] @ 6adc8 │ │ │ │ + ble 6d8f8 │ │ │ │ + ldr r6, [pc, #776] @ 6db0c │ │ │ │ + mov r5, #0 │ │ │ │ + ldr r9, [pc, #772] @ 6db10 │ │ │ │ add r6, pc, r6 │ │ │ │ add r9, pc, r9 │ │ │ │ - mov r5, #0 │ │ │ │ - b 6ab04 │ │ │ │ + b 6d824 │ │ │ │ ldr r3, [r8, #24] │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ - ble 6abd8 │ │ │ │ + ble 6d8f8 │ │ │ │ mov r1, #28 │ │ │ │ mov r0, #1 │ │ │ │ - bl 25460 │ │ │ │ + bl 2538c │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 6aaf4 │ │ │ │ + beq 6d814 │ │ │ │ ldr r3, [r6, #28] │ │ │ │ ldr r3, [r3, r5, lsl #2] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 6aaf4 │ │ │ │ - ldr sl, [r6, #40] @ 0x28 │ │ │ │ + beq 6d814 │ │ │ │ ldr r0, [r6, #32] │ │ │ │ + ldr sl, [r6, #40] @ 0x28 │ │ │ │ add r7, sl, #1 │ │ │ │ str r7, [r6, #40] @ 0x28 │ │ │ │ lsl r7, r7, #2 │ │ │ │ mov r1, r7 │ │ │ │ - bl 254a8 │ │ │ │ + bl 253d4 │ │ │ │ cmp r0, #0 │ │ │ │ streq sl, [r6, #40] @ 0x28 │ │ │ │ - beq 6aaf4 │ │ │ │ + beq 6d814 │ │ │ │ mov r2, #0 │ │ │ │ add r7, r0, r7 │ │ │ │ + str r0, [r6, #32] │ │ │ │ + ldr r0, [r6, #20] │ │ │ │ + mov r1, r5 │ │ │ │ + add r5, r5, #1 │ │ │ │ str r2, [r7, #-4] │ │ │ │ add r7, sp, #4 │ │ │ │ mov r3, r7 │ │ │ │ - mov r1, r5 │ │ │ │ - str r0, [r6, #32] │ │ │ │ - ldr r0, [r6, #20] │ │ │ │ - bl 219f8 │ │ │ │ + bl 21960 │ │ │ │ ldr r0, [r6] │ │ │ │ - bl 2393c │ │ │ │ + bl 23874 │ │ │ │ mov r1, r7 │ │ │ │ - add r5, r5, #1 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [r6, #44] @ 0x2c │ │ │ │ - bl 23b88 │ │ │ │ + bl 23ac0 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 6a888 │ │ │ │ - bl 21f74 │ │ │ │ + bl 6d580 │ │ │ │ + bl 21edc │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r0, [r6] │ │ │ │ - bl 21f74 │ │ │ │ + bl 21edc │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r4 │ │ │ │ - mov r1, r7 │ │ │ │ str r0, [r4] │ │ │ │ ldr r0, [r6, #44] @ 0x2c │ │ │ │ - bl 25028 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 24f54 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 219a4 │ │ │ │ + bl 2190c │ │ │ │ ldr r3, [r8, #24] │ │ │ │ cmp r3, r5 │ │ │ │ - bgt 6ab04 │ │ │ │ - ldr r3, [pc, #492] @ 6adcc │ │ │ │ + bgt 6d824 │ │ │ │ + ldr r3, [pc, #532] @ 6db14 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #44] @ 0x2c │ │ │ │ - bl 2420c │ │ │ │ - ldr r2, [pc, #480] @ 6add0 │ │ │ │ - ldr r3, [pc, #432] @ 6ada4 │ │ │ │ + bl 24144 │ │ │ │ + ldr r2, [pc, #520] @ 6db18 │ │ │ │ + ldr r3, [pc, #472] @ 6daec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 6ad9c │ │ │ │ + bne 6dae4 │ │ │ │ add sp, sp, #16 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldr r5, [pc, #440] @ 6add4 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldr sl, [sp, #24] │ │ │ │ + add sp, sp, #28 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r5, [pc, #460] @ 6db1c │ │ │ │ add r5, pc, r5 │ │ │ │ + ldr r0, [r5, #44] @ 0x2c │ │ │ │ ldr r1, [r5, #56] @ 0x38 │ │ │ │ + bl 23508 │ │ │ │ ldr r0, [r5, #44] @ 0x2c │ │ │ │ - bl 235c4 │ │ │ │ ldr r1, [r5, #60] @ 0x3c │ │ │ │ + bl 23508 │ │ │ │ ldr r0, [r5, #44] @ 0x2c │ │ │ │ - bl 235c4 │ │ │ │ ldr r1, [r5, #64] @ 0x40 │ │ │ │ + bl 23508 │ │ │ │ ldr r0, [r5, #44] @ 0x2c │ │ │ │ - bl 235c4 │ │ │ │ - ldr r0, [r5, #44] @ 0x2c │ │ │ │ - bl 22490 │ │ │ │ + bl 223ec │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ movgt r4, #0 │ │ │ │ movgt r6, r4 │ │ │ │ - ble 6acd0 │ │ │ │ + ble 6da04 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ ldr r3, [r3, r6] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 6ac90 │ │ │ │ + bne 6d9c4 │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, r3 │ │ │ │ - bge 6acd0 │ │ │ │ + bge 6da04 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ lsl r6, r4, #2 │ │ │ │ ldr r3, [r3, r6] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 6ac6c │ │ │ │ + beq 6d9a0 │ │ │ │ ldr r0, [r5, #44] @ 0x2c │ │ │ │ mov r1, r4 │ │ │ │ - bl 21de8 │ │ │ │ + bl 21d50 │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, r4 │ │ │ │ str r2, [r5, #40] @ 0x28 │ │ │ │ - ble 6acd0 │ │ │ │ + ble 6da04 │ │ │ │ ldr r0, [r5, #32] │ │ │ │ sub r2, r2, r4 │ │ │ │ add r1, r6, #4 │ │ │ │ - add r1, r0, r1 │ │ │ │ lsl r2, r2, #2 │ │ │ │ + add r1, r0, r1 │ │ │ │ add r0, r0, r6 │ │ │ │ - bl 23d8c │ │ │ │ - b 6ac5c │ │ │ │ - ldr r4, [pc, #256] @ 6add8 │ │ │ │ + bl 23cc4 │ │ │ │ + b 6d990 │ │ │ │ + ldr r4, [pc, #276] @ 6db20 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ - bl 2420c │ │ │ │ + bl 24144 │ │ │ │ + ldr r0, [r4, #44] @ 0x2c │ │ │ │ ldr r1, [r4, #56] @ 0x38 │ │ │ │ + bl 22c20 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ - bl 22cc4 │ │ │ │ ldr r1, [r4, #60] @ 0x3c │ │ │ │ - ldr r0, [r4, #44] @ 0x2c │ │ │ │ - bl 22cc4 │ │ │ │ - ldr r2, [pc, #220] @ 6addc │ │ │ │ - ldr r3, [pc, #160] @ 6ada4 │ │ │ │ + bl 22c20 │ │ │ │ + ldr r2, [pc, #240] @ 6db24 │ │ │ │ + ldr r3, [pc, #180] @ 6daec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 6ad9c │ │ │ │ - ldr r1, [r4, #64] @ 0x40 │ │ │ │ + bne 6dae4 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ + ldr r1, [r4, #64] @ 0x40 │ │ │ │ add sp, sp, #16 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 22cc4 │ │ │ │ - ldr r3, [pc, #124] @ 6adb4 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldr sl, [sp, #24] │ │ │ │ + ldr lr, [sp, #28] │ │ │ │ + add sp, sp, #32 │ │ │ │ + b 22c20 │ │ │ │ + ldr r3, [pc, #124] @ 6dafc │ │ │ │ ldr r5, [r5, r3] │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldr r2, [r5, #1116] @ 0x45c │ │ │ │ bic r3, r3, #2 │ │ │ │ orrs r3, r3, r2 │ │ │ │ - bne 6aa2c │ │ │ │ - bl 7b40c │ │ │ │ - b 6aa2c │ │ │ │ + bne 6d738 │ │ │ │ + bl 7ea80 │ │ │ │ + b 6d738 │ │ │ │ ldrd r0, [r4] │ │ │ │ - bl 7b384 │ │ │ │ + bl 7e9d8 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r5, #1096] @ 0x448 │ │ │ │ - b 6aa14 │ │ │ │ + b 6d720 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, #5 │ │ │ │ - bl 5f55c │ │ │ │ + bl 61b8c │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 6aa00 │ │ │ │ + beq 6d70c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, #6 │ │ │ │ - bl 5f55c │ │ │ │ + bl 61b8c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, #8 │ │ │ │ - bl 5f55c │ │ │ │ + bl 61b8c │ │ │ │ str r0, [r5, #1096] @ 0x448 │ │ │ │ - b 6aa2c │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq r3, sp, r8, lsr #19 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - andseq lr, lr, r5, lsl r6 │ │ │ │ - mlaeq sp, r0, r9, r3 │ │ │ │ - eoreq r1, lr, r8, asr #31 │ │ │ │ - andeq r1, r0, r4, ror #21 │ │ │ │ - strdeq r1, [lr], -r8 @ │ │ │ │ - eoreq r3, sp, r0, lsr r8 │ │ │ │ - eoreq r1, lr, r8, lsl #29 │ │ │ │ - eoreq r1, lr, r8, ror #28 │ │ │ │ - @ instruction: 0xfffff668 │ │ │ │ - eoreq r1, lr, r0, ror sp │ │ │ │ - ldrdeq r3, [sp], -r0 @ │ │ │ │ - eoreq r1, lr, r4, lsr sp │ │ │ │ - eoreq r1, lr, r8, ror ip │ │ │ │ - eoreq r3, sp, r0, asr #11 │ │ │ │ + b 6d738 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eoreq r0, pc, r4, lsr #25 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + andseq sp, pc, r9, asr fp @ │ │ │ │ + mlaeq pc, r4, ip, r0 @ │ │ │ │ + strhteq pc, [pc], -r8 @ │ │ │ │ + ldrdeq r1, [r0], -r0 │ │ │ │ + eoreq pc, pc, ip, ror #3 │ │ │ │ + eoreq r0, pc, r0, lsr fp @ │ │ │ │ + eoreq pc, pc, r8, ror #2 │ │ │ │ + eoreq pc, pc, r4, asr #2 │ │ │ │ + @ instruction: 0xfffff5d4 │ │ │ │ + eoreq pc, pc, r0, asr r0 @ │ │ │ │ + eoreq r0, pc, r0, asr #19 │ │ │ │ + eoreq pc, pc, r0 │ │ │ │ + eoreq lr, pc, r4, asr #30 │ │ │ │ + mlaeq pc, ip, r8, r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, lr} │ │ │ │ + strd r4, [sp, #-12]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #8] │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ - ldr r3, [r1] │ │ │ │ - mov r4, r2 │ │ │ │ - ldr r2, [pc, #252] @ 6aefc │ │ │ │ - cmp r3, #7 │ │ │ │ - ldr r3, [pc, #248] @ 6af00 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ + ldr ip, [pc, #268] @ 6dc50 │ │ │ │ sub sp, sp, #28 │ │ │ │ + ldr r3, [pc, #264] @ 6dc54 │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - beq 6ae50 │ │ │ │ + ldr r3, [r1] │ │ │ │ + cmp r3, #7 │ │ │ │ + beq 6dba0 │ │ │ │ mov r0, #0 │ │ │ │ - ldr r2, [pc, #216] @ 6af04 │ │ │ │ - ldr r3, [pc, #208] @ 6af00 │ │ │ │ + ldr r2, [pc, #228] @ 6dc58 │ │ │ │ + ldr r3, [pc, #220] @ 6dc54 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 6aef8 │ │ │ │ + bne 6dc4c │ │ │ │ add sp, sp, #28 │ │ │ │ - pop {r4, r5, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #8 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r5, [r1, #40] @ 0x28 │ │ │ │ cmp r5, #2 │ │ │ │ - bne 6ae20 │ │ │ │ - vldr d6, [r1, #24] │ │ │ │ + bne 6db68 │ │ │ │ + vldr d16, [r1, #16] │ │ │ │ + mov r4, r2 │ │ │ │ add r2, sp, #16 │ │ │ │ add r3, sp, #12 │ │ │ │ - vldr d7, [r1, #16] │ │ │ │ + vldr d17, [r1, #24] │ │ │ │ str r2, [sp] │ │ │ │ - vcvt.s32.f64 s13, d6 │ │ │ │ - vcvt.s32.f64 s15, d7 │ │ │ │ - vmov r2, s13 │ │ │ │ + vcvt.s32.f64 s15, d17 │ │ │ │ + vmov r2, s15 │ │ │ │ + vcvt.s32.f64 s15, d16 │ │ │ │ vmov r1, s15 │ │ │ │ - bl 24c80 │ │ │ │ + bl 24bac │ │ │ │ cmp r0, #0 │ │ │ │ - beq 6ae20 │ │ │ │ + beq 6db68 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 6aec4 │ │ │ │ + beq 6dc18 │ │ │ │ cmp r4, #1 │ │ │ │ - bne 6ae20 │ │ │ │ - ldr r3, [pc, #100] @ 6af08 │ │ │ │ + bne 6db68 │ │ │ │ + ldr r3, [pc, #100] @ 6dc5c │ │ │ │ + mov r1, r5 │ │ │ │ + mov r0, #0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, #0 │ │ │ │ str r4, [r3, r2, lsl #2] │ │ │ │ - bl 6a900 │ │ │ │ + bl 6d5fc │ │ │ │ + mov r0, #1 │ │ │ │ + b 6db6c │ │ │ │ + ldr r5, [pc, #64] @ 6dc60 │ │ │ │ mov r0, #1 │ │ │ │ - b 6ae24 │ │ │ │ - ldr r5, [pc, #64] @ 6af0c │ │ │ │ + mov r1, #3 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, #28] │ │ │ │ - mov r1, #1 │ │ │ │ - str r1, [r3, r2, lsl #2] │ │ │ │ + str r0, [r3, r2, lsl #2] │ │ │ │ mov r0, r4 │ │ │ │ - mov r1, #3 │ │ │ │ - bl 6a900 │ │ │ │ + bl 6d5fc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r3, [r5, #28] │ │ │ │ str r4, [r3, r2, lsl #2] │ │ │ │ - b 6aebc │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - strhteq r3, [sp], -ip │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - mlaeq sp, r4, r4, r3 │ │ │ │ - eoreq r1, lr, r8, lsr #21 │ │ │ │ - eoreq r1, lr, r0, lsl #21 │ │ │ │ + b 6dc10 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eoreq r0, pc, r8, lsl #15 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eoreq r0, pc, ip, asr r7 @ │ │ │ │ + eoreq lr, pc, ip, asr #26 │ │ │ │ + eoreq lr, pc, r4, lsr #26 │ │ │ │ ldr r1, [r1, #20] │ │ │ │ movw r3, #65293 @ 0xff0d │ │ │ │ cmp r1, r3 │ │ │ │ - beq 6af28 │ │ │ │ + beq 6dc7c │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0] │ │ │ │ mov r4, r2 │ │ │ │ ldr r5, [r3] │ │ │ │ - bl 23d44 │ │ │ │ + bl 23c7c │ │ │ │ cmp r5, r0 │ │ │ │ - beq 6af58 │ │ │ │ + beq 6dcc0 │ │ │ │ + ldrd r4, [sp] │ │ │ │ mov r0, #0 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ cmp r4, #0 │ │ │ │ - beq 6af78 │ │ │ │ + beq 6dce0 │ │ │ │ cmp r4, #1 │ │ │ │ - bne 6af50 │ │ │ │ + bne 6dcac │ │ │ │ mov r1, #2 │ │ │ │ mov r0, #0 │ │ │ │ - bl 6a900 │ │ │ │ - b 6af50 │ │ │ │ + bl 6d5fc │ │ │ │ + b 6dcac │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6a900 │ │ │ │ - b 6af50 │ │ │ │ + bl 6d5fc │ │ │ │ + b 6dcac │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ - ldr r6, [pc, #2944] @ 6bb20 │ │ │ │ - ldr r2, [pc, #2944] @ 6bb24 │ │ │ │ - ldr r3, [pc, #2944] @ 6bb28 │ │ │ │ + ldr r6, [pc, #2960] @ 6e8a8 │ │ │ │ + sub sp, sp, #92 @ 0x5c │ │ │ │ + ldr r2, [pc, #2956] @ 6e8ac │ │ │ │ + ldr r3, [pc, #2956] @ 6e8b0 │ │ │ │ add r6, pc, r6 │ │ │ │ - add r2, pc, r2 │ │ │ │ ldr r4, [r6, #52] @ 0x34 │ │ │ │ - ldr r9, [pc, #2932] @ 6bb2c │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #2944] @ 6e8b4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - sub sp, sp, #92 @ 0x5c │ │ │ │ cmp r4, #0 │ │ │ │ - add r9, pc, r9 │ │ │ │ + add r8, pc, r8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov r3, #0 │ │ │ │ - beq 6b008 │ │ │ │ - ldr r2, [pc, #2900] @ 6bb30 │ │ │ │ - ldr r3, [pc, #2888] @ 6bb28 │ │ │ │ + beq 6dd94 │ │ │ │ + ldr r2, [pc, #2916] @ 6e8b8 │ │ │ │ + ldr r3, [pc, #2904] @ 6e8b0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 6bb1c │ │ │ │ + bne 6e8a4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #92 @ 0x5c │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 61d7c │ │ │ │ - ldr r2, [pc, #2852] @ 6bb34 │ │ │ │ - ldr r3, [pc, #2852] @ 6bb38 │ │ │ │ - add r8, sp, #64 @ 0x40 │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + ldr lr, [sp, #32] │ │ │ │ + add sp, sp, #36 @ 0x24 │ │ │ │ + b 64624 │ │ │ │ + ldr r2, [pc, #2848] @ 6e8bc │ │ │ │ + vmov.i32 d16, #0 @ 0x00000000 │ │ │ │ + add r1, sp, #64 @ 0x40 │ │ │ │ + ldr r3, [pc, #2840] @ 6e8c0 │ │ │ │ + str r1, [sp, #52] @ 0x34 │ │ │ │ + vstr d16, [sp, #64] @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r4, [sp, #64] @ 0x40 │ │ │ │ - str r4, [r8, #4] │ │ │ │ - str r4, [r8, #8] │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ - str r2, [sp, #56] @ 0x38 │ │ │ │ - bl 22070 │ │ │ │ - ldr r5, [pc, #2816] @ 6bb3c │ │ │ │ - add r5, pc, r5 │ │ │ │ + vstr d16, [sp, #68] @ 0x44 │ │ │ │ + ldr r5, [pc, #2824] @ 6e8c4 │ │ │ │ + add r3, pc, r3 │ │ │ │ + strd r2, [sp, #56] @ 0x38 │ │ │ │ + bl 21fcc │ │ │ │ str r0, [sp, #32] │ │ │ │ mov r0, r4 │ │ │ │ - bl 25304 │ │ │ │ + add r5, pc, r5 │ │ │ │ + bl 25230 │ │ │ │ mov r2, #480 @ 0x1e0 │ │ │ │ mov r1, #640 @ 0x280 │ │ │ │ str r0, [r6, #52] @ 0x34 │ │ │ │ - bl 24620 │ │ │ │ - ldr r0, [pc, #2784] @ 6bb40 │ │ │ │ + bl 24558 │ │ │ │ + ldr r0, [pc, #2780] @ 6e8c8 │ │ │ │ mov r2, #5 │ │ │ │ mov r1, r5 │ │ │ │ - add r0, pc, r0 │ │ │ │ ldr r7, [r6, #52] @ 0x34 │ │ │ │ - bl 248f0 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2399c │ │ │ │ + bl 238d4 │ │ │ │ ldr r0, [r6, #52] @ 0x34 │ │ │ │ mov r1, #1 │ │ │ │ - bl 21d7c │ │ │ │ - ldr r2, [pc, #2740] @ 6bb44 │ │ │ │ + bl 21ce4 │ │ │ │ + ldr r2, [pc, #2736] @ 6e8cc │ │ │ │ mov r1, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ ldr r0, [r6, #52] @ 0x34 │ │ │ │ - bl 2489c │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl 247c8 │ │ │ │ ldr r0, [r6, #52] @ 0x34 │ │ │ │ - bl 23e40 │ │ │ │ + bl 23d78 │ │ │ │ ldr r0, [r6, #52] @ 0x34 │ │ │ │ - bl 619f0 │ │ │ │ + bl 64238 │ │ │ │ ldr r0, [r6, #52] @ 0x34 │ │ │ │ - bl 72698 │ │ │ │ + bl 75664 │ │ │ │ mov r1, r4 │ │ │ │ - bl 728c0 │ │ │ │ - mov r1, #1 │ │ │ │ + bl 758cc │ │ │ │ mov r7, r0 │ │ │ │ + mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7293c │ │ │ │ + bl 75954 │ │ │ │ mov r3, #1 │ │ │ │ - mov r2, r3 │ │ │ │ - str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ + str r4, [sp] │ │ │ │ + mov r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2396c │ │ │ │ + bl 238a4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 21f14 │ │ │ │ - mov sl, r0 │ │ │ │ - bl 23444 │ │ │ │ + bl 21e7c │ │ │ │ + mov r9, r0 │ │ │ │ + bl 23388 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72780 │ │ │ │ - mov r1, sl │ │ │ │ - bl 254d8 │ │ │ │ + bl 75760 │ │ │ │ + mov r1, r9 │ │ │ │ + bl 25404 │ │ │ │ mov r2, #1 │ │ │ │ + mov r0, r9 │ │ │ │ mov r1, r2 │ │ │ │ - mov r0, sl │ │ │ │ - bl 23a38 │ │ │ │ + bl 23970 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #1 │ │ │ │ - bl 21d70 │ │ │ │ - ldr r2, [pc, #2572] @ 6bb48 │ │ │ │ - ldr r1, [pc, #2572] @ 6bb4c │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ + bl 21cd8 │ │ │ │ + ldr r2, [pc, #2568] @ 6e8d0 │ │ │ │ mov r3, r4 │ │ │ │ str r0, [r6, #68] @ 0x44 │ │ │ │ - str r4, [sp, #4] │ │ │ │ + ldr r1, [pc, #2560] @ 6e8d4 │ │ │ │ str r4, [sp] │ │ │ │ - bl 21938 │ │ │ │ - ldr r2, [pc, #2544] @ 6bb50 │ │ │ │ - ldr r1, [pc, #2544] @ 6bb54 │ │ │ │ - mov r3, r4 │ │ │ │ + str r4, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - str r4, [sp, #4] │ │ │ │ + bl 218a0 │ │ │ │ + ldr r2, [pc, #2540] @ 6e8d8 │ │ │ │ + mov r3, r4 │ │ │ │ str r4, [sp] │ │ │ │ + ldr r1, [pc, #2532] @ 6e8dc │ │ │ │ + str r4, [sp, #4] │ │ │ │ ldr r0, [r6, #68] @ 0x44 │ │ │ │ - bl 21938 │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 218a0 │ │ │ │ ldr r1, [r6, #68] @ 0x44 │ │ │ │ - mov r0, sl │ │ │ │ - bl 254d8 │ │ │ │ + mov r0, r9 │ │ │ │ + bl 25404 │ │ │ │ ldr r0, [r6, #68] @ 0x44 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r4 │ │ │ │ - bl 22e2c │ │ │ │ - mov r2, #80 @ 0x50 │ │ │ │ + bl 22d88 │ │ │ │ ldr r0, [r6, #68] @ 0x44 │ │ │ │ + mov r2, #80 @ 0x50 │ │ │ │ mov r1, r4 │ │ │ │ - bl 24740 │ │ │ │ + bl 24678 │ │ │ │ ldr r0, [r6, #68] @ 0x44 │ │ │ │ mov r1, #1 │ │ │ │ - bl 24d34 │ │ │ │ - mov r1, #1 │ │ │ │ + bl 24c60 │ │ │ │ ldr r0, [r6, #68] @ 0x44 │ │ │ │ - bl 2267c │ │ │ │ + mov r1, #1 │ │ │ │ + bl 225d8 │ │ │ │ ldr r0, [r6, #68] @ 0x44 │ │ │ │ - bl 2531c │ │ │ │ + bl 25248 │ │ │ │ ldr r0, [r6, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ - bl 244f4 │ │ │ │ + bl 2442c │ │ │ │ ldr r3, [r6, #16] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 6baf8 │ │ │ │ - ldr r4, [pc, #2416] @ 6bb58 │ │ │ │ + beq 6e880 │ │ │ │ + ldr r4, [pc, #2412] @ 6e8e0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 6bad0 │ │ │ │ - ldr r6, [pc, #2400] @ 6bb5c │ │ │ │ + beq 6e858 │ │ │ │ + ldr r6, [pc, #2396] @ 6e8e4 │ │ │ │ mov r4, #0 │ │ │ │ - add r6, pc, r6 │ │ │ │ + mov r9, #4 │ │ │ │ + add r3, sp, #56 @ 0x38 │ │ │ │ + mov r2, r4 │ │ │ │ + str r9, [sp] │ │ │ │ str r0, [sp, #12] │ │ │ │ - str r4, [sp, #24] │ │ │ │ str r4, [sp, #20] │ │ │ │ - ldr r3, [r6, #4] │ │ │ │ - ldr r0, [r6, #68] @ 0x44 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r3, [r6, #12] │ │ │ │ - mov sl, #4 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [r6, #16] │ │ │ │ - mov r2, r4 │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r4, [sp, #24] │ │ │ │ + ldr r1, [r6, #4] │ │ │ │ + str r1, [sp, #16] │ │ │ │ + ldr r1, [r6, #12] │ │ │ │ + str r1, [sp, #8] │ │ │ │ + ldr r1, [r6, #16] │ │ │ │ + str r1, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - str sl, [sp] │ │ │ │ - add r3, sp, #56 @ 0x38 │ │ │ │ - bl 21bcc │ │ │ │ - mov r1, r0 │ │ │ │ - mov r0, #8 │ │ │ │ - str r1, [r6, #72] @ 0x48 │ │ │ │ - str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 24020 │ │ │ │ + ldr r0, [r6, #68] @ 0x44 │ │ │ │ + bl 21b34 │ │ │ │ mov fp, r0 │ │ │ │ - str r4, [r0] │ │ │ │ + mov r0, #8 │ │ │ │ + str fp, [r6, #72] @ 0x48 │ │ │ │ + bl 23f58 │ │ │ │ + mov sl, r0 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ - bl 21f74 │ │ │ │ - ldr r1, [sp, #36] @ 0x24 │ │ │ │ - mov r2, fp │ │ │ │ - mov r3, r4 │ │ │ │ - str r0, [fp, #4] │ │ │ │ + str r4, [sl] │ │ │ │ + bl 21edc │ │ │ │ + mov r2, sl │ │ │ │ + mov r1, fp │ │ │ │ + str r0, [sl, #4] │ │ │ │ ldr r0, [r6, #68] @ 0x44 │ │ │ │ - bl 252d4 │ │ │ │ + mov r3, r4 │ │ │ │ + bl 25200 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r4 │ │ │ │ - str sl, [sp] │ │ │ │ - str r4, [sp, #16] │ │ │ │ - str r4, [sp, #12] │ │ │ │ - str r4, [sp, #8] │ │ │ │ + str r9, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ + str r4, [sp, #8] │ │ │ │ + str r4, [sp, #12] │ │ │ │ + str r4, [sp, #16] │ │ │ │ ldrd r0, [r6, #68] @ 0x44 │ │ │ │ - str r3, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ + str r3, [sp, #24] │ │ │ │ add r3, sp, #60 @ 0x3c │ │ │ │ - bl 21bcc │ │ │ │ + bl 21b34 │ │ │ │ ldrd r0, [r6, #68] @ 0x44 │ │ │ │ - bl 223f4 │ │ │ │ + bl 22350 │ │ │ │ ldr r0, [r6, #68] @ 0x44 │ │ │ │ - bl 23444 │ │ │ │ + bl 23388 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #11 │ │ │ │ - bl 5f55c │ │ │ │ + bl 61b8c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 6b958 │ │ │ │ + beq 6e6e8 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, r4 │ │ │ │ - beq 6b958 │ │ │ │ - bl 21f74 │ │ │ │ + beq 6e6e8 │ │ │ │ + bl 21edc │ │ │ │ str r0, [r6, #48] @ 0x30 │ │ │ │ - ldr r6, [pc, #2164] @ 6bb60 │ │ │ │ - ldr r4, [pc, #2164] @ 6bb64 │ │ │ │ - ldr r1, [pc, #2164] @ 6bb68 │ │ │ │ - add r6, pc, r6 │ │ │ │ - add r4, pc, r4 │ │ │ │ + ldr r4, [pc, #2164] @ 6e8e8 │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ + ldr r6, [pc, #2160] @ 6e8ec │ │ │ │ + ldr r1, [pc, #2160] @ 6e8f0 │ │ │ │ + add r4, pc, r4 │ │ │ │ + ldr r9, [r4, #68] @ 0x44 │ │ │ │ + add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - ldr sl, [r4, #68] @ 0x44 │ │ │ │ - bl 248f0 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 72804 │ │ │ │ + ldr fp, [pc, #2144] @ 6e8f4 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, #0 │ │ │ │ + bl 757f0 │ │ │ │ mov r2, r0 │ │ │ │ - mov r0, sl │ │ │ │ - bl 23078 │ │ │ │ + mov r1, #0 │ │ │ │ + mov r0, r9 │ │ │ │ + add fp, pc, fp │ │ │ │ + bl 22fc8 │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ - bl 2351c │ │ │ │ + bl 23460 │ │ │ │ mov r3, #1 │ │ │ │ - mov r1, r3 │ │ │ │ mov r2, r5 │ │ │ │ + mov r1, r3 │ │ │ │ mov r0, #0 │ │ │ │ - bl 72780 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 728c0 │ │ │ │ + bl 75760 │ │ │ │ mov r1, #0 │ │ │ │ mov r5, #0 │ │ │ │ - mov fp, r0 │ │ │ │ - mov r0, r1 │ │ │ │ - bl 21f14 │ │ │ │ + bl 758cc │ │ │ │ + mov r1, #0 │ │ │ │ mov sl, r0 │ │ │ │ - bl 23444 │ │ │ │ + mov r0, r1 │ │ │ │ + bl 21e7c │ │ │ │ + mov r9, r0 │ │ │ │ + bl 23388 │ │ │ │ mov r3, #1 │ │ │ │ - mov r2, r3 │ │ │ │ - mov r1, sl │ │ │ │ - mov r0, fp │ │ │ │ + mov r1, r9 │ │ │ │ str r5, [sp] │ │ │ │ - bl 2396c │ │ │ │ + mov r2, r3 │ │ │ │ + mov r0, sl │ │ │ │ + bl 238a4 │ │ │ │ mov r2, #1 │ │ │ │ + mov r0, r9 │ │ │ │ mov r1, r2 │ │ │ │ - mov r0, sl │ │ │ │ - bl 23a38 │ │ │ │ + bl 23970 │ │ │ │ mov r0, #1 │ │ │ │ - bl 24cb0 │ │ │ │ + bl 24bdc │ │ │ │ str r0, [r4, #20] │ │ │ │ - bl 23444 │ │ │ │ - mov r0, sl │ │ │ │ + bl 23388 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ - bl 254d8 │ │ │ │ - mov r2, #80 @ 0x50 │ │ │ │ + mov r0, r9 │ │ │ │ + bl 25404 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ + mov r2, #80 @ 0x50 │ │ │ │ mov r1, r5 │ │ │ │ - bl 24740 │ │ │ │ - mov r1, #3 │ │ │ │ + bl 24678 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 24d34 │ │ │ │ + mov r1, #3 │ │ │ │ + bl 24c60 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 2531c │ │ │ │ + bl 25248 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r5 │ │ │ │ - bl 244f4 │ │ │ │ - ldr r1, [pc, #1928] @ 6bb6c │ │ │ │ + bl 2442c │ │ │ │ + ldr r1, [pc, #1924] @ 6e8f8 │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - ldr sl, [r4, #20] │ │ │ │ - bl 248f0 │ │ │ │ - mov r1, r5 │ │ │ │ - bl 72804 │ │ │ │ + ldr r9, [r4, #20] │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r5 │ │ │ │ + bl 757f0 │ │ │ │ mov r2, r0 │ │ │ │ - mov r0, sl │ │ │ │ - bl 23078 │ │ │ │ mov r1, r5 │ │ │ │ + mov r0, r9 │ │ │ │ + bl 22fc8 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 2351c │ │ │ │ - mov r0, fp │ │ │ │ - bl 72b88 │ │ │ │ + mov r1, r5 │ │ │ │ + bl 23460 │ │ │ │ + mov r0, sl │ │ │ │ + bl 75c00 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r5 │ │ │ │ - bl 21f14 │ │ │ │ - mov sl, r0 │ │ │ │ - bl 23444 │ │ │ │ + bl 21e7c │ │ │ │ + mov r9, r0 │ │ │ │ + bl 23388 │ │ │ │ mov r3, #1 │ │ │ │ - mov r2, r3 │ │ │ │ - mov r0, fp │ │ │ │ - mov r1, sl │ │ │ │ + mov r0, sl │ │ │ │ str r5, [sp] │ │ │ │ - bl 2396c │ │ │ │ + mov r2, r3 │ │ │ │ + mov r1, r9 │ │ │ │ + ldr sl, [pc, #1820] @ 6e8fc │ │ │ │ + bl 238a4 │ │ │ │ mov r2, #1 │ │ │ │ + mov r0, r9 │ │ │ │ mov r1, r2 │ │ │ │ - mov r0, sl │ │ │ │ - bl 23a38 │ │ │ │ + bl 23970 │ │ │ │ mov r0, #2 │ │ │ │ - bl 24cb0 │ │ │ │ - ldr fp, [pc, #1796] @ 6bb70 │ │ │ │ - add fp, pc, fp │ │ │ │ + add sl, pc, sl │ │ │ │ + bl 24bdc │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ - bl 23444 │ │ │ │ - mov r0, sl │ │ │ │ + bl 23388 │ │ │ │ ldr r1, [r4, #44] @ 0x2c │ │ │ │ - bl 254d8 │ │ │ │ + mov r0, r9 │ │ │ │ + bl 25404 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ movw r2, #298 @ 0x12a │ │ │ │ mov r1, r5 │ │ │ │ - bl 24740 │ │ │ │ - movw r2, #295 @ 0x127 │ │ │ │ + bl 24678 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ + movw r2, #295 @ 0x127 │ │ │ │ mov r1, #1 │ │ │ │ - bl 24740 │ │ │ │ - mov r1, #3 │ │ │ │ + bl 24678 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ - bl 24d34 │ │ │ │ + mov r1, #3 │ │ │ │ + bl 24c60 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ - bl 2531c │ │ │ │ + bl 25248 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ mov r1, r5 │ │ │ │ - bl 244f4 │ │ │ │ - ldr r1, [pc, #1708] @ 6bb74 │ │ │ │ + bl 2442c │ │ │ │ + ldr r1, [pc, #1704] @ 6e900 │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - ldr sl, [r4, #44] @ 0x2c │ │ │ │ - bl 248f0 │ │ │ │ - mov r1, r5 │ │ │ │ - bl 72804 │ │ │ │ + ldr r9, [r4, #44] @ 0x2c │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r5 │ │ │ │ + bl 757f0 │ │ │ │ mov r2, r0 │ │ │ │ - mov r0, sl │ │ │ │ - bl 23078 │ │ │ │ - ldr r1, [pc, #1664] @ 6bb78 │ │ │ │ + mov r1, r5 │ │ │ │ + mov r0, r9 │ │ │ │ + bl 22fc8 │ │ │ │ + ldr r1, [pc, #1660] @ 6e904 │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - ldr sl, [r4, #44] @ 0x2c │ │ │ │ - bl 248f0 │ │ │ │ + ldr r9, [r4, #44] @ 0x2c │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r5 │ │ │ │ - bl 72804 │ │ │ │ - mov r1, #1 │ │ │ │ + bl 757f0 │ │ │ │ mov r2, r0 │ │ │ │ - mov r0, sl │ │ │ │ - bl 23078 │ │ │ │ - mov r1, r5 │ │ │ │ + mov r1, #1 │ │ │ │ + mov r0, r9 │ │ │ │ + ldr r9, [pc, #1620] @ 6e908 │ │ │ │ + bl 22fc8 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ - bl 2351c │ │ │ │ + mov r1, r5 │ │ │ │ + bl 23460 │ │ │ │ mov r0, r7 │ │ │ │ - bl 72b88 │ │ │ │ + bl 75c00 │ │ │ │ mov r0, r7 │ │ │ │ - bl 72be0 │ │ │ │ - mov r1, #4 │ │ │ │ - ldr sl, [pc, #1588] @ 6bb7c │ │ │ │ - add sl, pc, sl │ │ │ │ + add r9, pc, r9 │ │ │ │ + bl 75c64 │ │ │ │ mov r7, r0 │ │ │ │ - bl 21b18 │ │ │ │ + mov r1, #4 │ │ │ │ + bl 21a80 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #10 │ │ │ │ - bl 25598 │ │ │ │ - ldr r1, [pc, #1564] @ 6bb80 │ │ │ │ + bl 254c4 │ │ │ │ + ldr r1, [pc, #1560] @ 6e90c │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r7 │ │ │ │ - bl 72b54 │ │ │ │ - ldr r1, [pc, #1540] @ 6bb84 │ │ │ │ + bl 75bb8 │ │ │ │ + ldr r1, [pc, #1536] @ 6e910 │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ str r0, [r4, #76] @ 0x4c │ │ │ │ mov r0, r6 │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r7 │ │ │ │ - bl 72b54 │ │ │ │ - ldr r1, [pc, #1512] @ 6bb88 │ │ │ │ + bl 75bb8 │ │ │ │ + ldr r1, [pc, #1508] @ 6e914 │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ str r0, [r4, #80] @ 0x50 │ │ │ │ mov r0, r6 │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r7 │ │ │ │ - bl 72b54 │ │ │ │ - ldr r1, [pc, #1484] @ 6bb8c │ │ │ │ + bl 75bb8 │ │ │ │ + ldr r1, [pc, #1480] @ 6e918 │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ str r0, [r4, #84] @ 0x54 │ │ │ │ mov r0, r6 │ │ │ │ - bl 248f0 │ │ │ │ + ldr r6, [pc, #1468] @ 6e91c │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r7 │ │ │ │ - bl 72b54 │ │ │ │ - ldr r6, [pc, #1456] @ 6bb90 │ │ │ │ mov r7, #1 │ │ │ │ + bl 75bb8 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ movw r3, #65307 @ 0xff1b │ │ │ │ mov r1, r6 │ │ │ │ str r0, [r4, #88] @ 0x58 │ │ │ │ + stm sp, {r5, r7} │ │ │ │ + bl 21e70 │ │ │ │ + ldr r3, [pc, #1420] @ 6e920 │ │ │ │ + ldr r1, [pc, #1420] @ 6e924 │ │ │ │ + ldr r3, [r8, r3] │ │ │ │ str r5, [sp] │ │ │ │ - str r7, [sp, #4] │ │ │ │ - bl 21f08 │ │ │ │ - ldr r3, [pc, #1420] @ 6bb94 │ │ │ │ - ldr r1, [pc, #1420] @ 6bb98 │ │ │ │ - ldr r3, [r9, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ + str r5, [sp, #4] │ │ │ │ + ldr r0, [r4, #52] @ 0x34 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - str r5, [sp, #4] │ │ │ │ add r3, r4, #52 @ 0x34 │ │ │ │ - str r5, [sp] │ │ │ │ - ldr r0, [r4, #52] @ 0x34 │ │ │ │ - bl 21938 │ │ │ │ - mov r2, fp │ │ │ │ + bl 218a0 │ │ │ │ mov r1, sl │ │ │ │ mov r3, r5 │ │ │ │ - str r5, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - ldr r0, [r4, #20] │ │ │ │ - bl 21938 │ │ │ │ - ldr r2, [pc, #1356] @ 6bb9c │ │ │ │ - ldr r3, [pc, #1356] @ 6bba0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r1, r3 │ │ │ │ - strd r2, [sp, #36] @ 0x24 │ │ │ │ + mov r2, fp │ │ │ │ str r5, [sp, #4] │ │ │ │ + ldr r0, [r4, #20] │ │ │ │ + bl 218a0 │ │ │ │ + ldr r2, [pc, #1356] @ 6e928 │ │ │ │ mov r3, r5 │ │ │ │ str r5, [sp] │ │ │ │ + ldr r1, [pc, #1348] @ 6e92c │ │ │ │ + str r5, [sp, #4] │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 21938 │ │ │ │ - ldr r3, [pc, #1320] @ 6bba4 │ │ │ │ - ldr r2, [pc, #1320] @ 6bba8 │ │ │ │ - add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r1, r3 │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ - str r5, [sp, #4] │ │ │ │ + ldr r8, [pc, #1336] @ 6e930 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [sp, #36] @ 0x24 │ │ │ │ + str r1, [sp, #40] @ 0x28 │ │ │ │ + bl 218a0 │ │ │ │ + ldr r2, [pc, #1320] @ 6e934 │ │ │ │ + add r8, pc, r8 │ │ │ │ mov r3, r5 │ │ │ │ str r5, [sp] │ │ │ │ + ldr r1, [pc, #1308] @ 6e938 │ │ │ │ + str r5, [sp, #4] │ │ │ │ ldr r0, [r4, #20] │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r1, pc, r1 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ - ldr r9, [pc, #1284] @ 6bbac │ │ │ │ - bl 21938 │ │ │ │ - ldr r3, [pc, #1280] @ 6bbb0 │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, r3 │ │ │ │ - mov r1, r9 │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - str r5, [sp, #4] │ │ │ │ + str r1, [sp, #48] @ 0x30 │ │ │ │ + bl 218a0 │ │ │ │ + mov r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ str r5, [sp] │ │ │ │ + mov r2, r9 │ │ │ │ + str r5, [sp, #4] │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 21938 │ │ │ │ - mov r2, fp │ │ │ │ + bl 218a0 │ │ │ │ mov r1, sl │ │ │ │ + mov r2, fp │ │ │ │ + str r5, [sp] │ │ │ │ mov r3, r7 │ │ │ │ str r5, [sp, #4] │ │ │ │ - str r5, [sp] │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ - bl 21938 │ │ │ │ + bl 218a0 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ - ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r3, r7 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ - str r5, [sp, #4] │ │ │ │ + ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp] │ │ │ │ + str r5, [sp, #4] │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ - bl 21938 │ │ │ │ + bl 218a0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ - ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r3, r7 │ │ │ │ str r0, [r4, #60] @ 0x3c │ │ │ │ - str r5, [sp, #4] │ │ │ │ + ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ + str r5, [sp, #4] │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ - bl 21938 │ │ │ │ - mov r1, r9 │ │ │ │ - ldr r9, [pc, #1144] @ 6bbb4 │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - add r9, pc, r9 │ │ │ │ + bl 218a0 │ │ │ │ + mov r1, r8 │ │ │ │ + ldr r8, [pc, #1156] @ 6e93c │ │ │ │ + mov r2, r9 │ │ │ │ mov r3, r7 │ │ │ │ str r0, [r4, #64] @ 0x40 │ │ │ │ - str r5, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ + str r5, [sp, #4] │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ - bl 21938 │ │ │ │ + add r8, pc, r8 │ │ │ │ + bl 218a0 │ │ │ │ mov r3, #3 │ │ │ │ - mov r2, r9 │ │ │ │ mov r1, r6 │ │ │ │ - str r5, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ + mov r2, r8 │ │ │ │ + str r5, [sp, #4] │ │ │ │ ldr r0, [r4, #76] @ 0x4c │ │ │ │ - bl 21938 │ │ │ │ + bl 218a0 │ │ │ │ mov r3, #2 │ │ │ │ - mov r2, r9 │ │ │ │ + mov r2, r8 │ │ │ │ + str r5, [sp] │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #4] │ │ │ │ - str r5, [sp] │ │ │ │ ldr r0, [r4, #80] @ 0x50 │ │ │ │ - bl 21938 │ │ │ │ + bl 218a0 │ │ │ │ mov r3, r7 │ │ │ │ - mov r2, r9 │ │ │ │ + mov r2, r8 │ │ │ │ + str r5, [sp] │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #4] │ │ │ │ - str r5, [sp] │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ - bl 21938 │ │ │ │ - mov r2, r9 │ │ │ │ + bl 218a0 │ │ │ │ + mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ + str r5, [sp] │ │ │ │ mov r3, r5 │ │ │ │ str r5, [sp, #4] │ │ │ │ - str r5, [sp] │ │ │ │ ldr r0, [r4, #88] @ 0x58 │ │ │ │ - bl 21938 │ │ │ │ - ldr r0, [r4, #52] @ 0x34 │ │ │ │ + bl 218a0 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ - bl 22964 │ │ │ │ + ldr r0, [r4, #52] @ 0x34 │ │ │ │ + bl 228c0 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ - ldr r2, [r4, #68] @ 0x44 │ │ │ │ + ldr sl, [r4, #68] @ 0x44 │ │ │ │ cmp r0, r5 │ │ │ │ - beq 6b7f0 │ │ │ │ + beq 6e56c │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, r5 │ │ │ │ - bne 6b984 │ │ │ │ - ldr r3, [pc, #960] @ 6bbb8 │ │ │ │ - mov r0, r2 │ │ │ │ + bne 6e714 │ │ │ │ + ldr r3, [pc, #972] @ 6e940 │ │ │ │ + mov r0, sl │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r3, #72] @ 0x48 │ │ │ │ - bl 24110 │ │ │ │ - ldr r4, [pc, #944] @ 6bbbc │ │ │ │ + bl 24048 │ │ │ │ + ldr r4, [pc, #956] @ 6e944 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ - bl 22490 │ │ │ │ + bl 223ec │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ - bl 22af0 │ │ │ │ + bl 22a4c │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #2 │ │ │ │ - bl 5f55c │ │ │ │ + bl 61b8c │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 6b914 │ │ │ │ - ldr r9, [pc, #904] @ 6bbc0 │ │ │ │ - ldr r7, [pc, #904] @ 6bbc4 │ │ │ │ - ldr r8, [pc, #904] @ 6bbc8 │ │ │ │ + beq 6e690 │ │ │ │ + ldr r9, [pc, #916] @ 6e948 │ │ │ │ + ldr r7, [pc, #916] @ 6e94c │ │ │ │ + ldr r8, [pc, #916] @ 6e950 │ │ │ │ add r9, pc, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ - b 6b8dc │ │ │ │ + b 6e658 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 2393c │ │ │ │ + bl 23874 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ - cmp r2, #0 │ │ │ │ mov r5, r0 │ │ │ │ - beq 6b880 │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 6e5fc │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 2186c │ │ │ │ - mov sl, r0 │ │ │ │ + bl 217d4 │ │ │ │ + mov r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 219a4 │ │ │ │ - mov r5, sl │ │ │ │ + mov r5, r3 │ │ │ │ + bl 2190c │ │ │ │ ldr r0, [r4] │ │ │ │ str r5, [sp, #76] @ 0x4c │ │ │ │ - bl 2393c │ │ │ │ - add r1, sp, #76 @ 0x4c │ │ │ │ + bl 23874 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r7, #44] @ 0x2c │ │ │ │ + add r1, sp, #76 @ 0x4c │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ - bl 23b88 │ │ │ │ - mov r3, r8 │ │ │ │ - mov r2, r6 │ │ │ │ + bl 23ac0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r7, #44] @ 0x2c │ │ │ │ - bl 25028 │ │ │ │ + mov r3, r8 │ │ │ │ + mov r2, r6 │ │ │ │ + bl 24f54 │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ - bl 219a4 │ │ │ │ + bl 2190c │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ - bl 219a4 │ │ │ │ + bl 2190c │ │ │ │ ldr r1, [r7, #40] @ 0x28 │ │ │ │ ldr r4, [r4, #24] │ │ │ │ add r1, r1, #1 │ │ │ │ cmp r4, #0 │ │ │ │ str r1, [r7, #40] @ 0x28 │ │ │ │ - beq 6b8fc │ │ │ │ + beq 6e678 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #14 │ │ │ │ - bl 5f55c │ │ │ │ + bl 61b8c │ │ │ │ subs r6, r0, #0 │ │ │ │ - bne 6b84c │ │ │ │ - ldr r3, [pc, #724] @ 6bbcc │ │ │ │ + bne 6e5c8 │ │ │ │ + ldr r3, [pc, #736] @ 6e954 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r3, #40] @ 0x28 │ │ │ │ lsl r1, r1, #2 │ │ │ │ mov r0, #1 │ │ │ │ - bl 25460 │ │ │ │ - ldr r3, [pc, #704] @ 6bbd0 │ │ │ │ + bl 2538c │ │ │ │ + ldr r3, [pc, #716] @ 6e958 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r3, #32] │ │ │ │ - ldr r4, [pc, #696] @ 6bbd4 │ │ │ │ + ldr r4, [pc, #708] @ 6e95c │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ - bl 2420c │ │ │ │ - ldr r2, [pc, #684] @ 6bbd8 │ │ │ │ - ldr r3, [pc, #504] @ 6bb28 │ │ │ │ + bl 24144 │ │ │ │ + ldr r2, [pc, #696] @ 6e960 │ │ │ │ + ldr r3, [pc, #516] @ 6e8b0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 6bb1c │ │ │ │ + bne 6e8a4 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ add sp, sp, #92 @ 0x5c │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 23444 │ │ │ │ - ldr r3, [pc, #636] @ 6bbdc │ │ │ │ - ldr r3, [r9, r3] │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + ldr lr, [sp, #32] │ │ │ │ + add sp, sp, #36 @ 0x24 │ │ │ │ + b 23388 │ │ │ │ + ldr r3, [pc, #628] @ 6e964 │ │ │ │ + ldr r3, [r8, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 6b2e4 │ │ │ │ - bl 6a888 │ │ │ │ - bl 21f74 │ │ │ │ - ldr r3, [pc, #612] @ 6bbe0 │ │ │ │ + beq 6e06c │ │ │ │ + bl 6d580 │ │ │ │ + bl 21edc │ │ │ │ + ldr r3, [pc, #604] @ 6e968 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r3, #48] @ 0x30 │ │ │ │ - b 6b2e4 │ │ │ │ - str r2, [sp, #36] @ 0x24 │ │ │ │ - bl 21f74 │ │ │ │ - ldr r9, [pc, #592] @ 6bbe4 │ │ │ │ - ldr sl, [pc, #592] @ 6bbe8 │ │ │ │ - add r9, pc, r9 │ │ │ │ - add sl, pc, sl │ │ │ │ + b 6e06c │ │ │ │ + ldr r8, [pc, #592] @ 6e96c │ │ │ │ + bl 21edc │ │ │ │ + mov r9, r0 │ │ │ │ + add r8, pc, r8 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 21edc │ │ │ │ mov r6, r0 │ │ │ │ - str r0, [sp, #32] │ │ │ │ + mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 21f74 │ │ │ │ - mov r1, r9 │ │ │ │ + bl 2355c │ │ │ │ mov r7, r0 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 23618 │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ - mov r3, sl │ │ │ │ + mov r0, sl │ │ │ │ + ldr sl, [pc, #548] @ 6e970 │ │ │ │ mov r1, r5 │ │ │ │ - mov r6, r0 │ │ │ │ - mov r0, r2 │ │ │ │ - mov r2, r9 │ │ │ │ - bl 219c8 │ │ │ │ - mov fp, r0 │ │ │ │ - b 6b9e8 │ │ │ │ - bl 223f4 │ │ │ │ - mov r7, r5 │ │ │ │ - mov r1, r6 │ │ │ │ - mov r3, #0 │ │ │ │ - mov r2, r9 │ │ │ │ - mov r0, r7 │ │ │ │ - bl 22fac │ │ │ │ + mov r2, r8 │ │ │ │ + add sl, pc, sl │ │ │ │ + mov r3, sl │ │ │ │ + bl 21930 │ │ │ │ + ldr fp, [sp, #52] @ 0x34 │ │ │ │ mov r5, r0 │ │ │ │ - mov r0, r7 │ │ │ │ - bl 24c8c │ │ │ │ - mov r1, fp │ │ │ │ + b 6e76c │ │ │ │ + bl 22350 │ │ │ │ + mov r1, r7 │ │ │ │ + mov r2, r8 │ │ │ │ + mov r3, #0 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 22f08 │ │ │ │ + mov r3, r0 │ │ │ │ + mov r0, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ + mov r1, r5 │ │ │ │ mov r3, sl │ │ │ │ - mov r2, r5 │ │ │ │ - bl 219c8 │ │ │ │ - subs fp, r0, #0 │ │ │ │ - beq 6babc │ │ │ │ - mov r1, r9 │ │ │ │ + mov r2, r6 │ │ │ │ + bl 21930 │ │ │ │ + subs r5, r0, #0 │ │ │ │ + beq 6e844 │ │ │ │ + mov r1, r8 │ │ │ │ mov r0, #0 │ │ │ │ - bl 23618 │ │ │ │ + bl 2355c │ │ │ │ mov r3, #0 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - str r3, [sp, #12] │ │ │ │ - str r3, [sp, #8] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - str r3, [sp] │ │ │ │ - mov r2, r3 │ │ │ │ - mov r1, fp │ │ │ │ - str r8, [sp, #16] │ │ │ │ - mov r6, r0 │ │ │ │ + mov r7, r0 │ │ │ │ + str fp, [sp, #16] │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ - bl 24758 │ │ │ │ - cmp r6, #0 │ │ │ │ + mov r2, r3 │ │ │ │ + mov r1, r5 │ │ │ │ + str r3, [sp] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + str r3, [sp, #8] │ │ │ │ + str r3, [sp, #12] │ │ │ │ + str r3, [sp, #20] │ │ │ │ + bl 24690 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ + cmp r7, #0 │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r0, [r4, #68] @ 0x44 │ │ │ │ clz r3, r3 │ │ │ │ lsr r3, r3, #5 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ + bne 6e768 │ │ │ │ + bl 24048 │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ - mov r1, fp │ │ │ │ - bne 6b9e0 │ │ │ │ - bl 24110 │ │ │ │ - mov r1, fp │ │ │ │ - ldr r0, [r4, #68] @ 0x44 │ │ │ │ - bl 21bfc │ │ │ │ + mov r1, r5 │ │ │ │ + bl 21b64 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ str r0, [r4] │ │ │ │ - bl 6a5f8 │ │ │ │ + bl 6d2b0 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ mov r0, #1 │ │ │ │ lsl r1, r1, #2 │ │ │ │ - bl 25460 │ │ │ │ + bl 2538c │ │ │ │ str r0, [r4, #28] │ │ │ │ - mov r0, r5 │ │ │ │ - bl 24c8c │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ - bl 24c8c │ │ │ │ - b 6b804 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 24bb8 │ │ │ │ + mov r0, r9 │ │ │ │ + bl 24bb8 │ │ │ │ + b 6e580 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ - bl 24230 │ │ │ │ - ldr r3, [pc, #268] @ 6bbec │ │ │ │ - mov r2, r8 │ │ │ │ + bl 24168 │ │ │ │ + ldr r3, [pc, #268] @ 6e974 │ │ │ │ + add r1, r4, #4 │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #488 @ 0x1e8 │ │ │ │ - add r1, r4, #4 │ │ │ │ - bl 22898 │ │ │ │ + bl 227f4 │ │ │ │ str r0, [r4, #8] │ │ │ │ - b 6b1f4 │ │ │ │ + b 6df80 │ │ │ │ ldr r0, [r6, #52] @ 0x34 │ │ │ │ - bl 24230 │ │ │ │ - ldr r3, [pc, #232] @ 6bbf0 │ │ │ │ - mov r2, r8 │ │ │ │ - add r3, pc, r3 │ │ │ │ + bl 24168 │ │ │ │ + ldr r3, [pc, #232] @ 6e978 │ │ │ │ add r1, r6, #12 │ │ │ │ - bl 22898 │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + add r3, pc, r3 │ │ │ │ + bl 227f4 │ │ │ │ str r0, [r6, #16] │ │ │ │ - b 6b1e0 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq r1, lr, r8, lsr #19 │ │ │ │ - eoreq r3, sp, r8, lsl r3 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq r3, sp, r0, lsl #6 │ │ │ │ - eoreq r3, sp, r4, ror #5 │ │ │ │ - andseq sl, r8, r4, lsl fp │ │ │ │ - @ instruction: 0x0016ecb8 │ │ │ │ - @ instruction: 0x0016e1f0 │ │ │ │ - @ instruction: 0x00168ef4 │ │ │ │ - andseq sp, r5, r0, ror #25 │ │ │ │ - @ instruction: 0xfffff094 │ │ │ │ - mulseq r6, r4, fp │ │ │ │ - @ instruction: 0xfffff618 │ │ │ │ - @ instruction: 0x0016abb8 │ │ │ │ - eoreq r1, lr, r8, ror #14 │ │ │ │ - eoreq r1, lr, r0, asr r7 │ │ │ │ - andseq r8, r6, r8, ror #24 │ │ │ │ - eoreq r1, lr, r8, asr r6 │ │ │ │ - andseq lr, r6, r4, ror #19 │ │ │ │ - andseq lr, r6, ip, lsl #18 │ │ │ │ - @ instruction: 0xfffff388 │ │ │ │ - andseq lr, r6, r0, lsr r8 │ │ │ │ - andseq lr, r6, r0, lsl r8 │ │ │ │ - @ instruction: 0x0016a7dc │ │ │ │ - @ instruction: 0x0016e7b0 │ │ │ │ - mulseq r6, r8, r7 │ │ │ │ - andseq sl, r6, r4, lsr #11 │ │ │ │ - andseq sl, r6, r8, lsr r8 │ │ │ │ - andseq sl, r6, r0, ror r5 │ │ │ │ - muleq r0, r8, fp │ │ │ │ - andseq sl, r6, ip, lsr r5 │ │ │ │ - @ instruction: 0xfffff1e8 │ │ │ │ - andseq lr, r6, ip, asr #13 │ │ │ │ - andseq sl, r6, ip, asr #17 │ │ │ │ - @ instruction: 0xfffff758 │ │ │ │ - mulseq r6, r0, r8 │ │ │ │ - @ instruction: 0xfffff858 │ │ │ │ - @ instruction: 0xfffff1bc │ │ │ │ - eoreq r1, lr, r4, asr r1 │ │ │ │ - eoreq r1, lr, r4, asr #2 │ │ │ │ - @ instruction: 0x0016e4f4 │ │ │ │ - eoreq r1, lr, ip, lsl #2 │ │ │ │ - @ instruction: 0xffffe90c │ │ │ │ - eoreq r1, lr, r8, asr r0 │ │ │ │ - eoreq r1, lr, r0, asr #32 │ │ │ │ - eoreq r1, lr, r4, lsr r0 │ │ │ │ - mlaeq sp, r4, r9, r2 │ │ │ │ - andeq r1, r0, r0, asr r9 │ │ │ │ - ldrdeq r0, [lr], -r4 @ │ │ │ │ - mulseq r8, r8, r1 │ │ │ │ - @ instruction: 0xffffe7c4 │ │ │ │ - eoreq r1, ip, r0, lsr r9 │ │ │ │ - eoreq r1, ip, r8, lsl #18 │ │ │ │ + b 6df6c │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eoreq lr, pc, ip, lsr #24 │ │ │ │ + eoreq r0, pc, r8, lsr #11 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + mlaeq pc, r8, r5, r0 @ │ │ │ │ + eoreq r0, pc, ip, ror r5 @ │ │ │ │ + @ instruction: 0x00199fd0 │ │ │ │ + andseq lr, r7, r4, ror #2 │ │ │ │ + andseq sp, r7, ip, lsr #13 │ │ │ │ + @ instruction: 0x001783b4 │ │ │ │ + andseq sp, r6, r0, lsr #3 │ │ │ │ + @ instruction: 0xffffef9c │ │ │ │ + andseq lr, r7, r8, asr #32 │ │ │ │ + @ instruction: 0xfffff554 │ │ │ │ + andseq sl, r7, r0, ror r0 │ │ │ │ + ldrdeq lr, [pc], -ip @ │ │ │ │ + eoreq lr, pc, ip, lsr #19 │ │ │ │ + ldrdeq lr, [pc], -r0 @ │ │ │ │ + andseq r8, r7, r4, lsr #2 │ │ │ │ + andseq sp, r7, r0, lsr #29 │ │ │ │ + @ instruction: 0xfffff434 │ │ │ │ + andseq sp, r7, r4, asr #27 │ │ │ │ + andseq r9, r7, ip, ror sp │ │ │ │ + andseq sp, r7, r8, ror #25 │ │ │ │ + andseq sp, r7, r8, asr #25 │ │ │ │ + @ instruction: 0xfffff990 │ │ │ │ + andseq sp, r7, ip, ror #24 │ │ │ │ + andseq sp, r7, r0, asr ip │ │ │ │ + andseq r9, r7, ip, asr sl │ │ │ │ + andseq r9, r7, ip, ror #25 │ │ │ │ + andseq r9, r7, r0, lsr sl │ │ │ │ + andeq r1, r0, r4, lsl #23 │ │ │ │ + @ instruction: 0x001799fc │ │ │ │ + @ instruction: 0xfffff140 │ │ │ │ + andseq sp, r7, ip, ror fp │ │ │ │ + andseq r9, r7, r4, lsl #27 │ │ │ │ + @ instruction: 0xfffff700 │ │ │ │ + andseq r9, r7, r4, ror sp │ │ │ │ + @ instruction: 0xfffff128 │ │ │ │ + ldrdeq lr, [pc], -r8 @ │ │ │ │ + eoreq lr, pc, r8, asr #7 │ │ │ │ + andseq sp, r7, r8, asr #19 │ │ │ │ + mlaeq pc, r0, r3, lr @ │ │ │ │ + @ instruction: 0xffffe820 │ │ │ │ + ldrdeq lr, [pc], -ip @ │ │ │ │ + eoreq lr, pc, r4, asr #5 │ │ │ │ + strhteq lr, [pc], -r8 │ │ │ │ + eoreq pc, lr, r8, lsr #24 │ │ │ │ + andeq r1, r0, ip, lsr r9 │ │ │ │ + eoreq lr, pc, r4, asr #4 │ │ │ │ + andseq r9, r9, ip, asr r6 │ │ │ │ + @ instruction: 0xffffe69c │ │ │ │ + strhteq lr, [sp], -r4 │ │ │ │ + eoreq lr, sp, ip, lsl #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r3, [pc, #120] @ 6bc88 │ │ │ │ - ldr r2, [pc, #120] @ 6bc8c │ │ │ │ + ldr r3, [pc, #132] @ 6ea24 │ │ │ │ + ldr r2, [pc, #132] @ 6ea28 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r4, [r3] │ │ │ │ cmp r4, #0 │ │ │ │ - beq 6bc48 │ │ │ │ - ldr r3, [pc, #100] @ 6bc90 │ │ │ │ + beq 6e9e4 │ │ │ │ + ldr r3, [pc, #112] @ 6ea2c │ │ │ │ add r3, pc, r3 │ │ │ │ ldmib r3, {r0, r4} │ │ │ │ - bl 24a34 │ │ │ │ + bl 24960 │ │ │ │ clz r1, r0 │ │ │ │ - mov r0, r4 │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ lsr r1, r1, #5 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - b 2261c │ │ │ │ - ldr r5, [pc, #68] @ 6bc94 │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ + mov r0, r4 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #16 │ │ │ │ + b 22578 │ │ │ │ + ldr r5, [pc, #68] @ 6ea30 │ │ │ │ add r5, pc, r5 │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ ldr r6, [r5] │ │ │ │ - bl 24a34 │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + bl 24960 │ │ │ │ cmp r0, #0 │ │ │ │ movne r1, r4 │ │ │ │ - beq 6bc74 │ │ │ │ + beq 6ea10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2261c │ │ │ │ - b 6bc24 │ │ │ │ + bl 22578 │ │ │ │ + b 6e9b4 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ - bl 24a34 │ │ │ │ + bl 24960 │ │ │ │ clz r1, r0 │ │ │ │ lsr r1, r1, #5 │ │ │ │ - b 6bc68 │ │ │ │ - strhteq r2, [sp], -r0 │ │ │ │ - andeq r1, r0, r0, asr #11 │ │ │ │ - eoreq r0, lr, r0, lsl #27 │ │ │ │ - eoreq r0, lr, ip, asr sp │ │ │ │ + b 6ea04 │ │ │ │ + eoreq pc, lr, r0, lsr r9 @ │ │ │ │ + andeq r1, r0, ip, lsr #11 │ │ │ │ + strdeq sp, [pc], -r0 @ │ │ │ │ + eoreq sp, pc, r0, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - ldr r3, [pc, #392] @ 6be38 │ │ │ │ - ldr r4, [pc, #392] @ 6be3c │ │ │ │ + ldr r3, [pc, #356] @ 6ebb4 │ │ │ │ + ldr r4, [pc, #356] @ 6ebb8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r1, #10 │ │ │ │ - bhi 6bccc │ │ │ │ + bhi 6ea8c │ │ │ │ ldrb r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop {0} │ │ │ │ - pop {r4, pc} │ │ │ │ - ldr r3, [pc, #360] @ 6be40 │ │ │ │ + ldr r3, [pc, #328] @ 6ebbc │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [r3, #24] │ │ │ │ + bl 22ddc │ │ │ │ + ldr r3, [pc, #316] @ 6ebc0 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + ldr r3, [r4, r3] │ │ │ │ + vstr s0, [r3] │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r3, [pc, #292] @ 6ebc4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #48] @ 0x30 │ │ │ │ - bl 22e80 │ │ │ │ - pop {r4, lr} │ │ │ │ + bl 22ddc │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #2 │ │ │ │ + ldr r4, [sp] │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ - b 73a94 │ │ │ │ - ldr r3, [pc, #328] @ 6be44 │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + add sp, sp, #8 │ │ │ │ + b 76c74 │ │ │ │ + ldr r3, [pc, #252] @ 6ebc8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #12] │ │ │ │ - bl 22e80 │ │ │ │ - pop {r4, lr} │ │ │ │ + bl 22ddc │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #6 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - b 73a94 │ │ │ │ - ldr r3, [pc, #296] @ 6be48 │ │ │ │ + b 6eab0 │ │ │ │ + ldr r3, [pc, #228] @ 6ebcc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #16] │ │ │ │ - bl 22e80 │ │ │ │ - ldr r3, [pc, #284] @ 6be4c │ │ │ │ - ldr r3, [r4, r3] │ │ │ │ + bl 22ddc │ │ │ │ + ldr r3, [pc, #216] @ 6ebd0 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ + ldr r3, [r4, r3] │ │ │ │ vstr s0, [r3] │ │ │ │ - pop {r4, pc} │ │ │ │ - ldr r3, [pc, #268] @ 6be50 │ │ │ │ + b 6ea8c │ │ │ │ + ldr r3, [pc, #200] @ 6ebd4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #20] │ │ │ │ - bl 22e80 │ │ │ │ - pop {r4, lr} │ │ │ │ + bl 22ddc │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #15 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - b 73a94 │ │ │ │ - ldr r3, [pc, #236] @ 6be54 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r3, #24] │ │ │ │ - bl 22e80 │ │ │ │ - ldr r3, [pc, #224] @ 6be58 │ │ │ │ - ldr r3, [r4, r3] │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vstr s0, [r3] │ │ │ │ - pop {r4, pc} │ │ │ │ - ldr r3, [pc, #208] @ 6be5c │ │ │ │ + b 6eab0 │ │ │ │ + ldr r3, [pc, #176] @ 6ebd8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ - bl 22e80 │ │ │ │ - ldr r3, [pc, #196] @ 6be60 │ │ │ │ - ldr r3, [r4, r3] │ │ │ │ + bl 22ddc │ │ │ │ + ldr r3, [pc, #164] @ 6ebdc │ │ │ │ vcvt.s32.f64 s0, d0 │ │ │ │ + ldr r3, [r4, r3] │ │ │ │ vstr s0, [r3] │ │ │ │ - pop {r4, pc} │ │ │ │ - ldr r3, [pc, #180] @ 6be64 │ │ │ │ + b 6ea8c │ │ │ │ + ldr r3, [pc, #148] @ 6ebe0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 22e80 │ │ │ │ - pop {r4, lr} │ │ │ │ + bl 22ddc │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #8 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - b 73a94 │ │ │ │ - ldr r3, [pc, #148] @ 6be68 │ │ │ │ + b 6eab0 │ │ │ │ + ldr r3, [pc, #124] @ 6ebe4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ - bl 22e80 │ │ │ │ - pop {r4, lr} │ │ │ │ + bl 22ddc │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #12 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - b 73a94 │ │ │ │ - ldr r3, [pc, #116] @ 6be6c │ │ │ │ + b 6eab0 │ │ │ │ + ldr r3, [pc, #100] @ 6ebe8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #40] @ 0x28 │ │ │ │ - bl 22e80 │ │ │ │ - pop {r4, lr} │ │ │ │ + bl 22ddc │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #13 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - b 73a94 │ │ │ │ - ldr r3, [pc, #84] @ 6be70 │ │ │ │ + b 6eab0 │ │ │ │ + ldr r3, [pc, #76] @ 6ebec │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #44] @ 0x2c │ │ │ │ - bl 22e80 │ │ │ │ - pop {r4, lr} │ │ │ │ + bl 22ddc │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #11 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - b 73a94 │ │ │ │ - mulseq lr, r6, r2 │ │ │ │ - eoreq r2, sp, ip, lsl #12 │ │ │ │ - ldrdeq r0, [lr], -r4 @ │ │ │ │ - strhteq r0, [lr], -r0 │ │ │ │ - eoreq r0, lr, ip, lsl #25 │ │ │ │ - @ instruction: 0x000015bc │ │ │ │ - eoreq r0, lr, r8, ror #24 │ │ │ │ - eoreq r0, lr, r4, asr #24 │ │ │ │ - @ instruction: 0x00001bb0 │ │ │ │ - eoreq r0, lr, r0, lsr #24 │ │ │ │ - andeq r1, r0, ip, asr #16 │ │ │ │ - strdeq r0, [lr], -ip @ │ │ │ │ - ldrdeq r0, [lr], -r8 @ │ │ │ │ - strhteq r0, [lr], -r4 │ │ │ │ - mlaeq lr, r0, fp, r0 │ │ │ │ + b 6eab0 │ │ │ │ + andseq ip, pc, r6, asr #14 │ │ │ │ + eoreq pc, lr, ip, ror r8 @ │ │ │ │ + eoreq sp, pc, r8, lsr pc @ │ │ │ │ + muleq r0, ip, fp │ │ │ │ + eoreq sp, pc, ip, lsl #30 │ │ │ │ + eoreq sp, pc, r0, ror #29 │ │ │ │ + eoreq sp, pc, r4, asr #29 │ │ │ │ + andeq r1, r0, r8, lsr #11 │ │ │ │ + eoreq sp, pc, r0, lsr #29 │ │ │ │ + eoreq sp, pc, r4, lsl #29 │ │ │ │ + andeq r1, r0, r8, lsr r8 │ │ │ │ + eoreq sp, pc, r0, ror #28 │ │ │ │ + eoreq sp, pc, r4, asr #28 │ │ │ │ + eoreq sp, pc, r8, lsr #28 │ │ │ │ + eoreq sp, pc, ip, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ cmp r1, #0 │ │ │ │ - beq 6bf40 │ │ │ │ + beq 6ecf0 │ │ │ │ cmp r1, #1 │ │ │ │ - popne {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r3, [pc, #520] @ 6c0a4 │ │ │ │ - ldr r5, [pc, #520] @ 6c0a8 │ │ │ │ - ldr r0, [pc, r3] │ │ │ │ - bl 72eb8 │ │ │ │ - bl 246b0 │ │ │ │ - ldr r4, [pc, #508] @ 6c0ac │ │ │ │ - ldr r8, [pc, #508] @ 6c0b0 │ │ │ │ + bne 6ecdc │ │ │ │ + ldr r3, [pc, #560] @ 6ee54 │ │ │ │ + ldr r5, [pc, #560] @ 6ee58 │ │ │ │ + ldr r4, [pc, #560] @ 6ee5c │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #556] @ 6ee60 │ │ │ │ add r5, pc, r5 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r6, r5 │ │ │ │ + bl 75f88 │ │ │ │ + bl 245e8 │ │ │ │ add r4, pc, r4 │ │ │ │ add r8, pc, r8 │ │ │ │ - mov r6, r5 │ │ │ │ mov r7, r0 │ │ │ │ - b 6bed8 │ │ │ │ + b 6ec64 │ │ │ │ ldr r6, [r4, #8]! │ │ │ │ cmp r6, #0 │ │ │ │ ldr r5, [r4, #4] │ │ │ │ - beq 6bef8 │ │ │ │ + beq 6ec84 │ │ │ │ mov r2, #5 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r7 │ │ │ │ - bl 60184 │ │ │ │ + bl 62890 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 6bec8 │ │ │ │ + bne 6ec54 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 6bfc4 │ │ │ │ - ldr r4, [pc, #428] @ 6c0b4 │ │ │ │ + beq 6ed84 │ │ │ │ + ldr r4, [pc, #464] @ 6ee64 │ │ │ │ mov r0, #17 │ │ │ │ - vldr s0, [pc, #400] @ 6c0a0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 73a94 │ │ │ │ - add r4, pc, r4 │ │ │ │ + vldr s0, [pc, #432] @ 6ee50 │ │ │ │ + bl 76c74 │ │ │ │ cmp r7, #0 │ │ │ │ + add r4, pc, r4 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - beq 6c03c │ │ │ │ + beq 6edec │ │ │ │ mov r1, #0 │ │ │ │ - bl 2261c │ │ │ │ + bl 22578 │ │ │ │ ldr r4, [r4, #8] │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 2261c │ │ │ │ - ldr r3, [pc, #368] @ 6c0b8 │ │ │ │ - ldr r5, [pc, #368] @ 6c0bc │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + ldr lr, [sp, #20] │ │ │ │ + add sp, sp, #24 │ │ │ │ + b 22578 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r3, [pc, #368] @ 6ee68 │ │ │ │ + ldr r5, [pc, #368] @ 6ee6c │ │ │ │ + ldr r4, [pc, #368] @ 6ee70 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r0, [r3, #52] @ 0x34 │ │ │ │ - bl 72eb8 │ │ │ │ - bl 246b0 │ │ │ │ - ldr r4, [pc, #352] @ 6c0c0 │ │ │ │ - ldr r8, [pc, #352] @ 6c0c4 │ │ │ │ + ldr r8, [pc, #364] @ 6ee74 │ │ │ │ add r5, pc, r5 │ │ │ │ + ldr r0, [r3, #52] @ 0x34 │ │ │ │ + mov r6, r5 │ │ │ │ + bl 75f88 │ │ │ │ + bl 245e8 │ │ │ │ add r4, pc, r4 │ │ │ │ add r8, pc, r8 │ │ │ │ - mov r6, r5 │ │ │ │ mov r7, r0 │ │ │ │ - b 6bf88 │ │ │ │ + b 6ed38 │ │ │ │ ldr r6, [r4, #8]! │ │ │ │ cmp r6, #0 │ │ │ │ ldr r5, [r4, #4] │ │ │ │ - beq 6bfa8 │ │ │ │ + beq 6ed58 │ │ │ │ mov r2, #5 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r7 │ │ │ │ - bl 60184 │ │ │ │ + bl 62890 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 6bf78 │ │ │ │ + bne 6ed28 │ │ │ │ cmp r5, #0 │ │ │ │ - vldr s0, [pc, #236] @ 6c0a0 │ │ │ │ - beq 6c020 │ │ │ │ - mov r1, r6 │ │ │ │ + ldrd r4, [sp] │ │ │ │ mov r0, #9 │ │ │ │ - pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 73a94 │ │ │ │ - ldr r1, [pc, #252] @ 6c0c8 │ │ │ │ - ldr r0, [pc, #252] @ 6c0cc │ │ │ │ - add r1, pc, r1 │ │ │ │ + movne r1, r6 │ │ │ │ + moveq r1, r7 │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + ldr lr, [sp, #20] │ │ │ │ + add sp, sp, #24 │ │ │ │ + vldr s0, [pc, #204] @ 6ee50 │ │ │ │ + b 76c74 │ │ │ │ + ldr r1, [pc, #236] @ 6ee78 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #232] @ 6ee7c │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 251c0 │ │ │ │ - vldr s0, [pc, #176] @ 6c0a0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - beq 6c030 │ │ │ │ - ldr r4, [pc, #212] @ 6c0d0 │ │ │ │ + vldr s0, [pc, #156] @ 6ee50 │ │ │ │ + beq 6ede0 │ │ │ │ + ldr r4, [pc, #196] @ 6ee80 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, #17 │ │ │ │ + bl 76c74 │ │ │ │ + mov r1, r5 │ │ │ │ add r4, pc, r4 │ │ │ │ - bl 73a94 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - mov r1, r5 │ │ │ │ - bl 2261c │ │ │ │ + bl 22578 │ │ │ │ ldr r4, [r4, #8] │ │ │ │ mov r1, r5 │ │ │ │ - b 6bf34 │ │ │ │ - mov r1, r7 │ │ │ │ - mov r0, #9 │ │ │ │ - pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 73a94 │ │ │ │ + b 6ecc0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, #17 │ │ │ │ - bl 73a94 │ │ │ │ - ldr r4, [pc, #144] @ 6c0d4 │ │ │ │ + bl 76c74 │ │ │ │ + ldr r4, [pc, #144] @ 6ee84 │ │ │ │ add r4, pc, r4 │ │ │ │ - ldr r0, [r4, #4] │ │ │ │ ldr r5, [r4] │ │ │ │ - bl 24a34 │ │ │ │ + ldr r0, [r4, #4] │ │ │ │ + bl 24960 │ │ │ │ cmp r0, #0 │ │ │ │ movne r1, #0 │ │ │ │ - beq 6c08c │ │ │ │ - ldr r4, [pc, #116] @ 6c0d8 │ │ │ │ + beq 6ee3c │ │ │ │ + ldr r4, [pc, #116] @ 6ee88 │ │ │ │ mov r0, r5 │ │ │ │ - add r4, pc, r4 │ │ │ │ - bl 2261c │ │ │ │ + bl 22578 │ │ │ │ mov r1, #1 │ │ │ │ + add r4, pc, r4 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 2261c │ │ │ │ + bl 22578 │ │ │ │ ldmib r4, {r0, r4} │ │ │ │ - bl 24a34 │ │ │ │ + bl 24960 │ │ │ │ clz r1, r0 │ │ │ │ lsr r1, r1, #5 │ │ │ │ - b 6bf34 │ │ │ │ + b 6ecc0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 24a34 │ │ │ │ + bl 24960 │ │ │ │ clz r1, r0 │ │ │ │ lsr r1, r1, #5 │ │ │ │ - b 6c05c │ │ │ │ + b 6ee0c │ │ │ │ andeq r0, r0, r0 │ │ │ │ - eoreq r0, lr, ip, lsl #22 │ │ │ │ - andseq lr, r6, r8, asr r3 │ │ │ │ - strhteq r1, [ip], -r8 │ │ │ │ - andseq r8, r6, r0, lsr #1 │ │ │ │ - mlaeq lr, r4, sl, r0 │ │ │ │ - eoreq r0, lr, r0, ror #20 │ │ │ │ - andseq lr, r6, r8, lsr #5 │ │ │ │ - eoreq r1, ip, r8, lsl #16 │ │ │ │ - @ instruction: 0x00167ff0 │ │ │ │ - andseq lr, r6, r4, asr #4 │ │ │ │ - andseq r7, r6, r4, lsl #31 │ │ │ │ - eoreq r0, lr, r8, lsr #19 │ │ │ │ - eoreq r0, lr, r8, ror #18 │ │ │ │ - eoreq r0, lr, r4, asr #18 │ │ │ │ + eoreq sp, pc, r0, lsl #27 │ │ │ │ + andseq sp, r7, r8, lsr #16 │ │ │ │ + eoreq lr, sp, r8, lsr fp │ │ │ │ + andseq r7, r7, r0, ror #10 │ │ │ │ + eoreq sp, pc, r4, lsl #26 │ │ │ │ + eoreq sp, pc, ip, lsr #25 │ │ │ │ + andseq sp, r7, r4, asr r7 │ │ │ │ + eoreq lr, sp, r4, ror #20 │ │ │ │ + andseq r7, r7, ip, lsl #9 │ │ │ │ + @ instruction: 0x0017d6d0 │ │ │ │ + andseq r7, r7, r4, lsl r4 │ │ │ │ + eoreq sp, pc, r0, ror #23 │ │ │ │ + strhteq sp, [pc], -r8 │ │ │ │ + eoreq sp, pc, ip, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r3, [pc, #392] @ 6c27c │ │ │ │ - ldr r4, [pc, #392] @ 6c280 │ │ │ │ + ldr r3, [pc, #428] @ 6f058 │ │ │ │ + ldr r4, [pc, #428] @ 6f05c │ │ │ │ add r3, pc, r3 │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r1, #12 │ │ │ │ - bhi 6c12c │ │ │ │ + bhi 6ef20 │ │ │ │ ldrb r3, [r3, r1] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop {0} │ │ │ │ sub r3, r1, #4 │ │ │ │ - vmov s0, r3 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ + ldrd r4, [sp] │ │ │ │ mov r1, #0 │ │ │ │ - vcvt.f32.s32 s0, s0 │ │ │ │ mov r0, #7 │ │ │ │ - b 73a94 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - ldr r3, [pc, #332] @ 6c284 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r3, #116] @ 0x74 │ │ │ │ - ldr r4, [r3, #112] @ 0x70 │ │ │ │ - bl 24a34 │ │ │ │ - mov r1, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - b 2261c │ │ │ │ - ldr r3, [pc, #300] @ 6c288 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r3, #60] @ 0x3c │ │ │ │ - ldr r4, [r3, #56] @ 0x38 │ │ │ │ - b 6c140 │ │ │ │ - ldr r5, [pc, #284] @ 6c28c │ │ │ │ + vmov s0, r3 │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ + add sp, sp, #16 │ │ │ │ + vcvt.f32.s32 s0, s0 │ │ │ │ + b 76c74 │ │ │ │ + ldr r5, [pc, #360] @ 6f060 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r5, #64] @ 0x40 │ │ │ │ - bl 24a34 │ │ │ │ + bl 24960 │ │ │ │ cmp r0, #0 │ │ │ │ movne r1, #16 │ │ │ │ - beq 6c26c │ │ │ │ - ldr r3, [pc, #260] @ 6c290 │ │ │ │ + beq 6f048 │ │ │ │ + ldr r3, [pc, #336] @ 6f064 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #1116] @ 0x45c │ │ │ │ cmp r3, #0 │ │ │ │ - popne {r4, r5, r6, pc} │ │ │ │ - ldr r3, [pc, #244] @ 6c294 │ │ │ │ - ldr r0, [r4, r3] │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - add r0, r0, #656 @ 0x290 │ │ │ │ - b 826a4 │ │ │ │ - ldr r4, [pc, #228] @ 6c298 │ │ │ │ + beq 6f028 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r3, [pc, #304] @ 6f068 │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r4, [r3, #112] @ 0x70 │ │ │ │ + ldr r0, [r3, #116] @ 0x74 │ │ │ │ + bl 24960 │ │ │ │ + mov r1, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ + add sp, sp, #16 │ │ │ │ + b 22578 │ │ │ │ + ldr r3, [pc, #260] @ 6f06c │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r4, [r3, #56] @ 0x38 │ │ │ │ + ldr r0, [r3, #60] @ 0x3c │ │ │ │ + b 6ef40 │ │ │ │ + ldr r4, [pc, #244] @ 6f070 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ - bl 24a34 │ │ │ │ + bl 24960 │ │ │ │ subs r1, r0, #0 │ │ │ │ ldr r0, [r4, #76] @ 0x4c │ │ │ │ - beq 6c14c │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ + beq 6ef4c │ │ │ │ mov r1, #1 │ │ │ │ - b 2261c │ │ │ │ - ldr r4, [pc, #192] @ 6c29c │ │ │ │ + b 6ef4c │ │ │ │ + ldr r4, [pc, #212] @ 6f074 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4, #80] @ 0x50 │ │ │ │ - bl 24a34 │ │ │ │ + bl 24960 │ │ │ │ subs r1, r0, #0 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ - beq 6c14c │ │ │ │ - b 6c1c8 │ │ │ │ - ldr r5, [pc, #164] @ 6c2a0 │ │ │ │ + beq 6ef4c │ │ │ │ + b 6ef90 │ │ │ │ + ldr r5, [pc, #184] @ 6f078 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ - bl 24a34 │ │ │ │ + bl 24960 │ │ │ │ subs r4, r0, #0 │ │ │ │ ldr r0, [r5, #92] @ 0x5c │ │ │ │ - beq 6c248 │ │ │ │ + beq 6f008 │ │ │ │ mov r1, #1 │ │ │ │ - bl 2261c │ │ │ │ + bl 22578 │ │ │ │ ldr r0, [r5, #96] @ 0x60 │ │ │ │ mov r1, #1 │ │ │ │ - bl 2261c │ │ │ │ + bl 22578 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ mov r1, #1 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - b 2261c │ │ │ │ - ldr r3, [pc, #104] @ 6c2a4 │ │ │ │ + b 6ef4c │ │ │ │ + ldr r3, [pc, #128] @ 6f07c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r0, [r3, #108] @ 0x6c │ │ │ │ ldr r4, [r3, #104] @ 0x68 │ │ │ │ - b 6c140 │ │ │ │ + ldr r0, [r3, #108] @ 0x6c │ │ │ │ + b 6ef40 │ │ │ │ mov r1, r4 │ │ │ │ - bl 2261c │ │ │ │ + bl 22578 │ │ │ │ ldr r0, [r5, #96] @ 0x60 │ │ │ │ mov r1, r4 │ │ │ │ - bl 2261c │ │ │ │ + bl 22578 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ mov r1, r4 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - b 2261c │ │ │ │ + b 6ef4c │ │ │ │ + ldr r3, [pc, #80] @ 6f080 │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ + ldr r0, [r4, r3] │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #16 │ │ │ │ + add r0, r0, #656 @ 0x290 │ │ │ │ + b 86330 │ │ │ │ ldr r0, [r5, #68] @ 0x44 │ │ │ │ - bl 61d7c │ │ │ │ + bl 64624 │ │ │ │ mov r1, #8 │ │ │ │ - b 6c184 │ │ │ │ - andseq ip, lr, sp, asr lr │ │ │ │ - eoreq r2, sp, r8, asr #3 │ │ │ │ - eoreq r0, lr, r4, ror r8 │ │ │ │ - eoreq r0, lr, r0, asr r8 │ │ │ │ - eoreq r0, lr, ip, lsr r8 │ │ │ │ - andeq r1, r0, r4, ror #21 │ │ │ │ - andeq r1, r0, r4, lsl r6 │ │ │ │ - strdeq r0, [lr], -r8 @ │ │ │ │ - ldrdeq r0, [lr], -r0 @ │ │ │ │ - strhteq r0, [lr], -r0 │ │ │ │ - eoreq r0, lr, r0, ror r7 │ │ │ │ + b 6ef0c │ │ │ │ + @ instruction: 0x001fc2f5 │ │ │ │ + eoreq pc, lr, r0, lsr #8 │ │ │ │ + strhteq sp, [pc], -r4 │ │ │ │ + ldrdeq r1, [r0], -r0 │ │ │ │ + eoreq sp, pc, r4, ror sl @ │ │ │ │ + eoreq sp, pc, r4, asr #20 │ │ │ │ + eoreq sp, pc, r0, lsr sl @ │ │ │ │ + eoreq sp, pc, ip, lsl #20 │ │ │ │ + eoreq sp, pc, ip, ror #19 │ │ │ │ + strhteq sp, [pc], -r0 │ │ │ │ + andeq r1, r0, r0, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ - str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r5, [pc, #112] @ 6c330 │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ + str r0, [ip, #4080] @ 0xff0 │ │ │ │ + ldr r5, [pc, #140] @ 6f130 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ - beq 6c2e4 │ │ │ │ + beq 6f0c4 │ │ │ │ cmp r4, #1 │ │ │ │ - popne {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r3, [pc, #92] @ 6c334 │ │ │ │ - pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r3, #128] @ 0x80 │ │ │ │ - b 22850 │ │ │ │ - ldr r3, [pc, #76] @ 6c338 │ │ │ │ - ldr r7, [pc, #76] @ 6c33c │ │ │ │ + beq 6f110 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r3, [pc, #104] @ 6f134 │ │ │ │ ldr r6, [r5, r3] │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r6] │ │ │ │ - bl 24c8c │ │ │ │ - ldr r0, [r7, #120] @ 0x78 │ │ │ │ + bl 24bb8 │ │ │ │ + ldr r3, [pc, #92] @ 6f138 │ │ │ │ str r4, [r6] │ │ │ │ - bl 72eb8 │ │ │ │ - bl 246b0 │ │ │ │ - bl 21f74 │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [r3, #120] @ 0x78 │ │ │ │ + mov r4, r3 │ │ │ │ + bl 75f88 │ │ │ │ + bl 245e8 │ │ │ │ + bl 21edc │ │ │ │ mov r3, r0 │ │ │ │ - ldr r0, [r7, #124] @ 0x7c │ │ │ │ + ldr r0, [r4, #124] @ 0x7c │ │ │ │ str r3, [r6] │ │ │ │ - bl 24a34 │ │ │ │ - ldr r3, [pc, #24] @ 6c340 │ │ │ │ + bl 24960 │ │ │ │ + ldr r3, [pc, #48] @ 6f13c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r0, [r3] │ │ │ │ - b 6c2d0 │ │ │ │ - eoreq r2, sp, r0 │ │ │ │ - ldrdeq r0, [lr], -r0 @ │ │ │ │ - andeq r1, r0, r0, lsr #13 │ │ │ │ - strhteq r0, [lr], -r8 │ │ │ │ - andeq r1, r0, r4, lsr #18 │ │ │ │ + ldr r3, [pc, #40] @ 6f140 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ + add sp, sp, #16 │ │ │ │ + ldr r0, [r3, #128] @ 0x80 │ │ │ │ + b 227ac │ │ │ │ + eoreq pc, lr, ip, lsr #4 │ │ │ │ + andeq r1, r0, ip, lsl #13 │ │ │ │ + eoreq sp, pc, ip, asr #17 │ │ │ │ + andeq r1, r0, r0, lsl r9 │ │ │ │ + eoreq sp, pc, ip, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r1 │ │ │ │ - bl 24a34 │ │ │ │ + bl 24960 │ │ │ │ cmp r4, #1 │ │ │ │ - beq 6c38c │ │ │ │ + beq 6f1a4 │ │ │ │ cmp r4, #2 │ │ │ │ - popne {r4, pc} │ │ │ │ + beq 6f17c │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ cmp r0, #0 │ │ │ │ - popeq {r4, pc} │ │ │ │ - ldr r3, [pc, #48] @ 6c3ac │ │ │ │ - pop {r4, lr} │ │ │ │ + beq 6f170 │ │ │ │ + ldr r3, [pc, #64] @ 6f1cc │ │ │ │ + mov r1, #1 │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + add sp, sp, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #136] @ 0x88 │ │ │ │ - mov r1, #1 │ │ │ │ - b 24644 │ │ │ │ + b 2457c │ │ │ │ cmp r0, #0 │ │ │ │ - popne {r4, pc} │ │ │ │ - ldr r3, [pc, #20] @ 6c3b0 │ │ │ │ + bne 6f170 │ │ │ │ + ldr r3, [pc, #28] @ 6f1d0 │ │ │ │ mov r1, r0 │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + add sp, sp, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ - pop {r4, lr} │ │ │ │ ldr r0, [r3, #132] @ 0x84 │ │ │ │ - b 24644 │ │ │ │ - eoreq r0, lr, ip, lsr #12 │ │ │ │ - eoreq r0, lr, ip, lsl #12 │ │ │ │ + b 2457c │ │ │ │ + eoreq sp, pc, r0, lsl r8 @ │ │ │ │ + eoreq sp, pc, r8, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ cmp r4, #0 │ │ │ │ - beq 6c400 │ │ │ │ + beq 6f234 │ │ │ │ cmp r4, #1 │ │ │ │ - popne {r4, r5, r6, pc} │ │ │ │ - ldr r4, [pc, #232] @ 6c4c8 │ │ │ │ + bne 6f2a0 │ │ │ │ + ldr r4, [pc, #256] @ 6f308 │ │ │ │ mov r2, #0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4, #156] @ 0x9c │ │ │ │ add r3, r4, #152 @ 0x98 │ │ │ │ - bl 219f8 │ │ │ │ + bl 21960 │ │ │ │ ldr r0, [r4, #160] @ 0xa0 │ │ │ │ mov r1, #0 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - b 2261c │ │ │ │ - ldr r5, [pc, #196] @ 6c4cc │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ + add sp, sp, #16 │ │ │ │ + b 22578 │ │ │ │ + ldr r5, [pc, #208] @ 6f30c │ │ │ │ mov r2, r4 │ │ │ │ add r5, pc, r5 │ │ │ │ - add r3, r5, #140 @ 0x8c │ │ │ │ ldr r0, [r5, #144] @ 0x90 │ │ │ │ - bl 219f8 │ │ │ │ + add r3, r5, #140 @ 0x8c │ │ │ │ + bl 21960 │ │ │ │ ldr r0, [r5, #148] @ 0x94 │ │ │ │ mov r1, r4 │ │ │ │ - bl 2261c │ │ │ │ + bl 22578 │ │ │ │ ldr r4, [r5, #140] @ 0x8c │ │ │ │ ldrb r5, [r4] │ │ │ │ cmp r5, #111 @ 0x6f │ │ │ │ - bne 6c464 │ │ │ │ - ldrb r3, [r4, #1] │ │ │ │ - cmp r3, #115 @ 0x73 │ │ │ │ - bne 6c464 │ │ │ │ - ldrb r3, [r4, #2] │ │ │ │ - cmp r3, #115 @ 0x73 │ │ │ │ - bne 6c464 │ │ │ │ - ldr r3, [pc, #124] @ 6c4d0 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r3, #148] @ 0x94 │ │ │ │ - mov r1, #1 │ │ │ │ - b 2261c │ │ │ │ - ldr r1, [pc, #104] @ 6c4d4 │ │ │ │ + beq 6f2b0 │ │ │ │ + ldr r1, [pc, #160] @ 6f310 │ │ │ │ mov r2, #4 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 249b0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 248dc │ │ │ │ cmp r0, #0 │ │ │ │ - beq 6c44c │ │ │ │ + beq 6f2c8 │ │ │ │ cmp r5, #101 @ 0x65 │ │ │ │ - bne 6c494 │ │ │ │ + bne 6f298 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #115 @ 0x73 │ │ │ │ - beq 6c4b8 │ │ │ │ + beq 6f2f8 │ │ │ │ cmp r5, #115 @ 0x73 │ │ │ │ - popne {r4, r5, r6, pc} │ │ │ │ + beq 6f2dc │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldrb r3, [r4, #1] │ │ │ │ + cmp r3, #115 @ 0x73 │ │ │ │ + bne 6f268 │ │ │ │ + ldrb r3, [r4, #2] │ │ │ │ + cmp r3, #115 @ 0x73 │ │ │ │ + bne 6f268 │ │ │ │ + ldr r3, [pc, #68] @ 6f314 │ │ │ │ + mov r1, #1 │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [r3, #148] @ 0x94 │ │ │ │ + b 6f220 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ - popne {r4, r5, r6, pc} │ │ │ │ + bne 6f2a0 │ │ │ │ ldrb r3, [r4, #2] │ │ │ │ cmp r3, #108 @ 0x6c │ │ │ │ - beq 6c44c │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + beq 6f2c8 │ │ │ │ + b 6f2a0 │ │ │ │ ldrb r3, [r4, #2] │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ - beq 6c44c │ │ │ │ - b 6c494 │ │ │ │ - eoreq r0, lr, r8, asr #11 │ │ │ │ - eoreq r0, lr, r0, lsr #11 │ │ │ │ - eoreq r0, lr, r4, asr r5 │ │ │ │ - andseq sp, r5, r0, lsl fp │ │ │ │ + beq 6f2c8 │ │ │ │ + b 6f298 │ │ │ │ + eoreq sp, pc, r0, lsr #15 │ │ │ │ + eoreq sp, pc, ip, ror #14 │ │ │ │ + andseq ip, r6, r8, asr pc │ │ │ │ + ldrdeq sp, [pc], -r8 @ │ │ │ │ cmp r2, #1 │ │ │ │ bxne lr │ │ │ │ ldr r3, [r3, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ bxne lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - ldr r1, [pc, #32] @ 6c524 │ │ │ │ - ldr r0, [pc, #32] @ 6c528 │ │ │ │ + ldr r1, [pc, #40] @ 6f370 │ │ │ │ + mov r2, #5 │ │ │ │ + ldr r0, [pc, #36] @ 6f374 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r2, #5 │ │ │ │ - bl 248f0 │ │ │ │ - pop {r4, lr} │ │ │ │ + bl 2481c │ │ │ │ + ldr r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, #3 │ │ │ │ - b 61ad8 │ │ │ │ - andseq sp, r6, r8, lsl sp │ │ │ │ - andseq r7, r6, r0, asr sl │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + add sp, sp, #8 │ │ │ │ + b 6435c │ │ │ │ + andseq sp, r7, r0, lsr #2 │ │ │ │ + andseq r6, r7, r8, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + strd r4, [sp, #-32]! @ 0xffffffe0 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + str sl, [sp, #24] │ │ │ │ + str lr, [sp, #28] │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r4, [pc, #804] @ 6c868 │ │ │ │ + ldr r4, [pc, #860] @ 6f6fc │ │ │ │ cmp r1, #0 │ │ │ │ add r4, pc, r4 │ │ │ │ - beq 6c738 │ │ │ │ + beq 6f408 │ │ │ │ cmp r1, #1 │ │ │ │ - popne {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldr r6, [pc, #784] @ 6c86c │ │ │ │ + beq 6f3c8 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldr sl, [sp, #24] │ │ │ │ + add sp, sp, #28 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r6, [pc, #816] @ 6f700 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r5, [r6, #140] @ 0x8c │ │ │ │ ldrb r3, [r5] │ │ │ │ cmp r3, #111 @ 0x6f │ │ │ │ - bne 6c694 │ │ │ │ + beq 6f4b0 │ │ │ │ + ldr r1, [pc, #796] @ 6f704 │ │ │ │ + mov r2, #4 │ │ │ │ + mov r0, r5 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 248dc │ │ │ │ + subs r6, r0, #0 │ │ │ │ + beq 6f5e0 │ │ │ │ + ldrb r3, [r5] │ │ │ │ + cmp r3, #115 @ 0x73 │ │ │ │ + beq 6f430 │ │ │ │ + ldr r3, [pc, #760] @ 6f708 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldr sl, [sp, #24] │ │ │ │ + ldr lr, [sp, #28] │ │ │ │ + add sp, sp, #32 │ │ │ │ + ldr r0, [r3, #176] @ 0xb0 │ │ │ │ + b 227ac │ │ │ │ + ldrb r3, [r5, #1] │ │ │ │ + cmp r3, #100 @ 0x64 │ │ │ │ + bne 6f408 │ │ │ │ + ldrb r3, [r5, #2] │ │ │ │ + subs r5, r3, #108 @ 0x6c │ │ │ │ + bne 6f408 │ │ │ │ + ldr r3, [pc, #700] @ 6f70c │ │ │ │ + ldr r6, [r4, r3] │ │ │ │ + ldr r0, [r6] │ │ │ │ + bl 24bb8 │ │ │ │ + ldr r3, [pc, #688] @ 6f710 │ │ │ │ + str r5, [r6] │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [r3, #164] @ 0xa4 │ │ │ │ + bl 75f88 │ │ │ │ + bl 245e8 │ │ │ │ + mov r4, r0 │ │ │ │ + ldr r1, [pc, #664] @ 6f714 │ │ │ │ + mov r2, #5 │ │ │ │ + ldr r0, [pc, #660] @ 6f718 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl 2481c │ │ │ │ + mov r1, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 250ec │ │ │ │ + cmp r0, #0 │ │ │ │ + movne r0, r4 │ │ │ │ + moveq r0, #0 │ │ │ │ + bl 628e8 │ │ │ │ + str r0, [r6] │ │ │ │ + b 6f408 │ │ │ │ ldrb r3, [r5, #1] │ │ │ │ cmp r3, #115 @ 0x73 │ │ │ │ - bne 6c694 │ │ │ │ + bne 6f3e0 │ │ │ │ ldrb r7, [r5, #2] │ │ │ │ subs r7, r7, #115 @ 0x73 │ │ │ │ - bne 6c694 │ │ │ │ - ldr r3, [pc, #740] @ 6c870 │ │ │ │ - ldr r8, [pc, #740] @ 6c874 │ │ │ │ + bne 6f3e0 │ │ │ │ + ldr r3, [pc, #588] @ 6f71c │ │ │ │ + ldr r8, [pc, #588] @ 6f720 │ │ │ │ + ldr r5, [pc, #588] @ 6f724 │ │ │ │ ldr sl, [r4, r3] │ │ │ │ - ldr r5, [pc, #736] @ 6c878 │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, pc, r5 │ │ │ │ ldr r0, [sl] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [r6, #164] @ 0xa4 │ │ │ │ str r7, [sl] │ │ │ │ - bl 72eb8 │ │ │ │ - bl 246b0 │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r8, pc, r8 │ │ │ │ + bl 75f88 │ │ │ │ + bl 245e8 │ │ │ │ + mov r9, r0 │ │ │ │ mov r2, #5 │ │ │ │ mov r1, r8 │ │ │ │ - mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ movne r0, r9 │ │ │ │ moveq r0, #0 │ │ │ │ - bl 601dc │ │ │ │ - ldr r3, [pc, #656] @ 6c87c │ │ │ │ + bl 628e8 │ │ │ │ + ldr r3, [pc, #504] @ 6f728 │ │ │ │ str r0, [sl] │ │ │ │ ldr sl, [r4, r3] │ │ │ │ ldr r0, [sl] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [r6, #168] @ 0xa8 │ │ │ │ str r7, [sl] │ │ │ │ - bl 72eb8 │ │ │ │ - bl 246b0 │ │ │ │ + bl 75f88 │ │ │ │ + bl 245e8 │ │ │ │ + mov r9, r0 │ │ │ │ mov r2, #5 │ │ │ │ mov r1, r8 │ │ │ │ - mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ movne r0, r9 │ │ │ │ moveq r0, #0 │ │ │ │ - bl 601dc │ │ │ │ - ldr r3, [pc, #576] @ 6c880 │ │ │ │ + bl 628e8 │ │ │ │ + ldr r3, [pc, #424] @ 6f72c │ │ │ │ str r0, [sl] │ │ │ │ ldr r9, [r4, r3] │ │ │ │ ldr r0, [r9] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [r6, #172] @ 0xac │ │ │ │ str r7, [r9] │ │ │ │ - bl 72eb8 │ │ │ │ - bl 246b0 │ │ │ │ + bl 75f88 │ │ │ │ + bl 245e8 │ │ │ │ + mov r3, r0 │ │ │ │ mov r2, #5 │ │ │ │ mov r1, r8 │ │ │ │ - mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 248f0 │ │ │ │ + mov r5, r3 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r0 │ │ │ │ - mov r0, r7 │ │ │ │ - bl 251c0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - movne r0, r7 │ │ │ │ + movne r0, r5 │ │ │ │ moveq r0, #0 │ │ │ │ - bl 601dc │ │ │ │ + bl 628e8 │ │ │ │ ldr r5, [r6, #140] @ 0x8c │ │ │ │ str r0, [r9] │ │ │ │ - ldr r1, [pc, #488] @ 6c884 │ │ │ │ - mov r2, #4 │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 249b0 │ │ │ │ - subs r6, r0, #0 │ │ │ │ - beq 6c74c │ │ │ │ - ldrb r3, [r5] │ │ │ │ - cmp r3, #115 @ 0x73 │ │ │ │ - bne 6c738 │ │ │ │ - ldrb r3, [r5, #1] │ │ │ │ - cmp r3, #100 @ 0x64 │ │ │ │ - bne 6c738 │ │ │ │ - ldrb r3, [r5, #2] │ │ │ │ - subs r5, r3, #108 @ 0x6c │ │ │ │ - bne 6c738 │ │ │ │ - ldr r3, [pc, #428] @ 6c888 │ │ │ │ - ldr r6, [r4, r3] │ │ │ │ - ldr r0, [r6] │ │ │ │ - bl 24c8c │ │ │ │ - ldr r3, [pc, #416] @ 6c88c │ │ │ │ - str r5, [r6] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r3, #164] @ 0xa4 │ │ │ │ - bl 72eb8 │ │ │ │ - bl 246b0 │ │ │ │ - ldr r1, [pc, #396] @ 6c890 │ │ │ │ - mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r4, r0 │ │ │ │ - ldr r0, [pc, #384] @ 6c894 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - mov r1, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 251c0 │ │ │ │ - cmp r0, #0 │ │ │ │ - movne r0, r4 │ │ │ │ - moveq r0, #0 │ │ │ │ - bl 601dc │ │ │ │ - str r0, [r6] │ │ │ │ - ldr r3, [pc, #344] @ 6c898 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r3, #176] @ 0xb0 │ │ │ │ - b 22850 │ │ │ │ - ldr r3, [pc, #328] @ 6c89c │ │ │ │ - ldr r8, [pc, #328] @ 6c8a0 │ │ │ │ + b 6f3e0 │ │ │ │ + ldr r3, [pc, #328] @ 6f730 │ │ │ │ + ldr r5, [pc, #328] @ 6f734 │ │ │ │ + ldr r8, [pc, #328] @ 6f738 │ │ │ │ ldr sl, [r4, r3] │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [pc, #320] @ 6f73c │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [sl] │ │ │ │ - bl 24c8c │ │ │ │ - ldr r0, [r8, #164] @ 0xa4 │ │ │ │ - str r6, [sl] │ │ │ │ - bl 72eb8 │ │ │ │ - bl 246b0 │ │ │ │ - ldr r7, [pc, #296] @ 6c8a4 │ │ │ │ - ldr r5, [pc, #296] @ 6c8a8 │ │ │ │ + bl 24bb8 │ │ │ │ + ldr r0, [r5, #164] @ 0xa4 │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, pc, r5 │ │ │ │ - mov r2, #5 │ │ │ │ - mov r1, r7 │ │ │ │ + str r6, [sl] │ │ │ │ + bl 75f88 │ │ │ │ + bl 245e8 │ │ │ │ mov r9, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 248f0 │ │ │ │ + mov r2, #5 │ │ │ │ + mov r1, r8 │ │ │ │ + mov r0, r7 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ movne r0, r9 │ │ │ │ moveq r0, #0 │ │ │ │ - bl 601dc │ │ │ │ - ldr r3, [pc, #240] @ 6c8ac │ │ │ │ + bl 628e8 │ │ │ │ + ldr r3, [pc, #240] @ 6f740 │ │ │ │ str r0, [sl] │ │ │ │ ldr sl, [r4, r3] │ │ │ │ ldr r0, [sl] │ │ │ │ - bl 24c8c │ │ │ │ - ldr r0, [r8, #168] @ 0xa8 │ │ │ │ + bl 24bb8 │ │ │ │ + ldr r0, [r5, #168] @ 0xa8 │ │ │ │ str r6, [sl] │ │ │ │ - bl 72eb8 │ │ │ │ - bl 246b0 │ │ │ │ - mov r2, #5 │ │ │ │ - mov r1, r7 │ │ │ │ + bl 75f88 │ │ │ │ + bl 245e8 │ │ │ │ mov r9, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 248f0 │ │ │ │ + mov r2, #5 │ │ │ │ + mov r1, r8 │ │ │ │ + mov r0, r7 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ movne r0, r9 │ │ │ │ moveq r0, #0 │ │ │ │ - bl 601dc │ │ │ │ - ldr r3, [pc, #160] @ 6c8b0 │ │ │ │ + bl 628e8 │ │ │ │ + ldr r3, [pc, #160] @ 6f744 │ │ │ │ str r0, [sl] │ │ │ │ ldr r9, [r4, r3] │ │ │ │ ldr r0, [r9] │ │ │ │ - bl 24c8c │ │ │ │ - ldr r0, [r8, #172] @ 0xac │ │ │ │ + bl 24bb8 │ │ │ │ + ldr r0, [r5, #172] @ 0xac │ │ │ │ str r6, [r9] │ │ │ │ - bl 72eb8 │ │ │ │ - bl 246b0 │ │ │ │ - mov r2, #5 │ │ │ │ - mov r1, r7 │ │ │ │ + bl 75f88 │ │ │ │ + bl 245e8 │ │ │ │ mov r6, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 248f0 │ │ │ │ + mov r2, #5 │ │ │ │ + mov r1, r8 │ │ │ │ + mov r0, r7 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ movne r0, r6 │ │ │ │ moveq r0, #0 │ │ │ │ - bl 601dc │ │ │ │ - ldr r5, [r8, #140] @ 0x8c │ │ │ │ + bl 628e8 │ │ │ │ + ldr r5, [r5, #140] @ 0x8c │ │ │ │ str r0, [r9] │ │ │ │ - b 6c6b0 │ │ │ │ - eoreq r1, sp, ip, ror sp │ │ │ │ - eoreq r0, lr, r0, asr r4 │ │ │ │ - andeq r1, r0, r0, ror #23 │ │ │ │ - mulseq r6, ip, ip │ │ │ │ - andseq r7, r6, ip, lsr #19 │ │ │ │ - andeq r1, r0, r8, asr r8 │ │ │ │ - andeq r1, r0, r4, lsr #14 │ │ │ │ - andseq sp, r5, r0, ror #17 │ │ │ │ - andeq r1, r0, r0, asr r7 │ │ │ │ - strhteq r0, [lr], -ip │ │ │ │ - andseq sp, r6, r8, asr #22 │ │ │ │ - andseq r7, r6, r8, asr #16 │ │ │ │ - eoreq r0, lr, r8, ror #4 │ │ │ │ - andeq r1, r0, r4, asr r6 │ │ │ │ - eoreq r0, lr, r0, asr r2 │ │ │ │ - @ instruction: 0x0016dad0 │ │ │ │ - @ instruction: 0x001677d8 │ │ │ │ - andeq r1, r0, r4, asr #25 │ │ │ │ - muleq r0, r8, sl │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + b 6f3fc │ │ │ │ + eoreq lr, lr, r0, lsr pc │ │ │ │ + ldrdeq sp, [pc], -ip @ │ │ │ │ + andseq ip, r6, r0, ror #27 │ │ │ │ + mlaeq pc, r4, r5, sp @ │ │ │ │ + andeq r1, r0, ip, lsr r7 │ │ │ │ + eoreq sp, pc, r8, asr #10 │ │ │ │ + andseq sp, r7, ip, lsl r0 │ │ │ │ + andseq r6, r7, r4, lsr #26 │ │ │ │ + andeq r1, r0, ip, asr #23 │ │ │ │ + andseq ip, r7, r4, asr #31 │ │ │ │ + andseq r6, r7, ip, asr #25 │ │ │ │ + andeq r1, r0, r4, asr #16 │ │ │ │ + andeq r1, r0, r0, lsl r7 │ │ │ │ + andeq r1, r0, r0, asr #12 │ │ │ │ + strhteq sp, [pc], -r8 │ │ │ │ + andseq ip, r7, r4, lsr #29 │ │ │ │ + andseq r6, r7, r0, lsr #23 │ │ │ │ + @ instruction: 0x00001cb0 │ │ │ │ + andeq r1, r0, r4, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ vpush {d8-d9} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ - ldr r5, [pc, #140] @ 6c95c │ │ │ │ - ldr r2, [pc, #140] @ 6c960 │ │ │ │ - ldr r3, [pc, #140] @ 6c964 │ │ │ │ + ldr r5, [pc, #160] @ 6f814 │ │ │ │ + sub sp, sp, #84 @ 0x54 │ │ │ │ + ldr r2, [pc, #156] @ 6f818 │ │ │ │ + ldr r3, [pc, #156] @ 6f81c │ │ │ │ add r5, pc, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ ldr r4, [r5, #68] @ 0x44 │ │ │ │ - ldr fp, [pc, #128] @ 6c968 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr fp, [pc, #144] @ 6f820 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - sub sp, sp, #84 @ 0x54 │ │ │ │ cmp r4, #0 │ │ │ │ add fp, pc, fp │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, #0 │ │ │ │ - beq 6c994 │ │ │ │ - ldr r3, [pc, #96] @ 6c96c │ │ │ │ + beq 6f868 │ │ │ │ + ldr r3, [pc, #116] @ 6f824 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r0, [r3, #4] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 6c924 │ │ │ │ + beq 6f7c8 │ │ │ │ ldr r3, [r3, #1116] @ 0x45c │ │ │ │ cmp r3, #0 │ │ │ │ - bne 6fe74 │ │ │ │ - ldr r2, [pc, #68] @ 6c970 │ │ │ │ - ldr r3, [pc, #52] @ 6c964 │ │ │ │ + bne 72d04 │ │ │ │ + ldr r2, [pc, #88] @ 6f828 │ │ │ │ + ldr r3, [pc, #72] @ 6f81c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 6ff3c │ │ │ │ + bne 72dd0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ vpop {d8-d9} │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 61d7c │ │ │ │ - ldrdeq r0, [lr], -r4 @ │ │ │ │ - eoreq r1, sp, r8, ror #19 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - ldrdeq r1, [sp], -r0 @ │ │ │ │ - andeq r1, r0, r4, ror #21 │ │ │ │ - mlaeq sp, r4, r9, r1 │ │ │ │ - andseq ip, r6, r0, lsr #19 │ │ │ │ - mulseq r6, ip, r5 │ │ │ │ - andseq ip, r5, r8, ror r3 │ │ │ │ - andseq sp, r6, ip, lsr r7 │ │ │ │ - andseq sp, r6, ip, lsl r7 │ │ │ │ - andseq sp, r6, ip, lsr #13 │ │ │ │ - andseq sp, r6, r8, lsl #13 │ │ │ │ - @ instruction: 0x000019b8 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + ldr lr, [sp, #32] │ │ │ │ + add sp, sp, #36 @ 0x24 │ │ │ │ + b 64624 │ │ │ │ + eoreq sp, pc, ip, lsr #4 │ │ │ │ + eoreq lr, lr, ip, asr #22 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eoreq lr, lr, ip, lsr fp │ │ │ │ + ldrdeq r1, [r0], -r0 │ │ │ │ + eoreq lr, lr, r0, lsl #22 │ │ │ │ + andseq fp, r7, r0, lsl #26 │ │ │ │ + andseq r6, r7, r8, lsl #18 │ │ │ │ + andseq fp, r6, ip, ror #13 │ │ │ │ + andseq ip, r7, ip, lsr #21 │ │ │ │ + andseq ip, r7, ip, lsl #21 │ │ │ │ + andseq ip, r7, r8, lsl sl │ │ │ │ + @ instruction: 0x0017c9f0 │ │ │ │ + andeq r1, r0, r4, lsr #19 │ │ │ │ + andseq ip, r7, ip, lsl #19 │ │ │ │ + andseq ip, r7, ip, ror #18 │ │ │ │ + andseq ip, r7, ip, asr r9 │ │ │ │ + andseq ip, r7, r0, asr r9 │ │ │ │ + andseq ip, r7, r0, asr #18 │ │ │ │ + andseq ip, r7, r4, lsr #18 │ │ │ │ + andeq r1, r0, r8, ror ip │ │ │ │ str r4, [sp, #60] @ 0x3c │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ - bl 22070 │ │ │ │ - ldr r6, [pc, #-52] @ 6c974 │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r0, [sp, #28] │ │ │ │ + bl 21fcc │ │ │ │ + mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 25304 │ │ │ │ - ldr r3, [pc, #-68] @ 6c978 │ │ │ │ + ldr r6, [pc, #-88] @ 6f82c │ │ │ │ + str r3, [sp, #28] │ │ │ │ + bl 25230 │ │ │ │ + ldr r3, [pc, #-96] @ 6f830 │ │ │ │ + mov r7, r0 │ │ │ │ mov r2, #5 │ │ │ │ - add r3, pc, r3 │ │ │ │ + add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ - mov sl, r3 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r3 │ │ │ │ str r7, [r5, #68] @ 0x44 │ │ │ │ - bl 248f0 │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r0, r3 │ │ │ │ + mov sl, r3 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2399c │ │ │ │ + bl 238d4 │ │ │ │ ldr r0, [r5, #68] @ 0x44 │ │ │ │ mov r1, #1 │ │ │ │ - bl 21d7c │ │ │ │ - ldr r2, [pc, #-124] @ 6c97c │ │ │ │ + bl 21ce4 │ │ │ │ + ldr r2, [pc, #-156] @ 6f834 │ │ │ │ mov r1, r6 │ │ │ │ - add r2, pc, r2 │ │ │ │ ldr r0, [r5, #68] @ 0x44 │ │ │ │ - bl 2489c │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl 247c8 │ │ │ │ ldr r0, [r5, #68] @ 0x44 │ │ │ │ - bl 23e40 │ │ │ │ + bl 23d78 │ │ │ │ ldr r0, [r5, #68] @ 0x44 │ │ │ │ - bl 619f0 │ │ │ │ + bl 64238 │ │ │ │ ldr r0, [r5, #68] @ 0x44 │ │ │ │ - bl 72698 │ │ │ │ + bl 75664 │ │ │ │ mov r1, r4 │ │ │ │ - bl 728c0 │ │ │ │ + bl 758cc │ │ │ │ mov r6, r0 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ - bl 22d9c │ │ │ │ + bl 22cf8 │ │ │ │ str r0, [r5, #180] @ 0xb4 │ │ │ │ - bl 23444 │ │ │ │ + bl 23388 │ │ │ │ mov r3, #1 │ │ │ │ - mov r2, r3 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ ldr r1, [r5, #180] @ 0xb4 │ │ │ │ - bl 2396c │ │ │ │ - mov r1, r4 │ │ │ │ + mov r2, r3 │ │ │ │ + bl 238a4 │ │ │ │ ldr r0, [r5, #180] @ 0xb4 │ │ │ │ - bl 728c0 │ │ │ │ - mov r3, #1 │ │ │ │ - mov r1, #4 │ │ │ │ + mov r1, r4 │ │ │ │ + bl 758cc │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r0 │ │ │ │ + mov r3, #1 │ │ │ │ + mov r1, #4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72780 │ │ │ │ + bl 75760 │ │ │ │ + mov r2, r0 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r4 │ │ │ │ - mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72780 │ │ │ │ - mov r1, r4 │ │ │ │ - bl 728c0 │ │ │ │ + bl 75760 │ │ │ │ mov r1, r4 │ │ │ │ + bl 758cc │ │ │ │ mov r7, r0 │ │ │ │ + mov r1, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 21f14 │ │ │ │ + bl 21e7c │ │ │ │ mov r8, r0 │ │ │ │ - bl 23444 │ │ │ │ + bl 23388 │ │ │ │ mov r3, #1 │ │ │ │ - mov r2, r3 │ │ │ │ mov r1, r8 │ │ │ │ - mov r0, r7 │ │ │ │ str r4, [sp] │ │ │ │ - bl 2396c │ │ │ │ + mov r2, r3 │ │ │ │ + mov r0, r7 │ │ │ │ + bl 238a4 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r8 │ │ │ │ - bl 23a38 │ │ │ │ + bl 23970 │ │ │ │ mov r0, #2 │ │ │ │ - bl 24cb0 │ │ │ │ + bl 24bdc │ │ │ │ str r0, [r5, #144] @ 0x90 │ │ │ │ - bl 23444 │ │ │ │ + bl 23388 │ │ │ │ ldr r1, [r5, #144] @ 0x90 │ │ │ │ mov r0, r8 │ │ │ │ - bl 254d8 │ │ │ │ + bl 25404 │ │ │ │ + ldr r0, [r5, #144] @ 0x90 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, r4 │ │ │ │ + bl 24678 │ │ │ │ ldr r0, [r5, #144] @ 0x90 │ │ │ │ - bl 24740 │ │ │ │ - ldr r0, [r5, #144] @ 0x90 │ │ │ │ - bl 2531c │ │ │ │ + bl 25248 │ │ │ │ ldr r0, [r5, #144] @ 0x90 │ │ │ │ mov r1, r4 │ │ │ │ - bl 244f4 │ │ │ │ + bl 2442c │ │ │ │ ldr r0, [r5, #144] @ 0x90 │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, #250 @ 0xfa │ │ │ │ - bl 24620 │ │ │ │ - ldr r3, [pc, #-424] @ 6c980 │ │ │ │ + bl 24558 │ │ │ │ + ldr r3, [pc, #-456] @ 6f838 │ │ │ │ mov r2, #5 │ │ │ │ + mov r0, sl │ │ │ │ + ldr r8, [r5, #144] @ 0x90 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r3 │ │ │ │ - mov r0, sl │ │ │ │ str r3, [sp, #24] │ │ │ │ - ldr r8, [r5, #144] @ 0x90 │ │ │ │ - bl 248f0 │ │ │ │ - mov r1, r4 │ │ │ │ - bl 72804 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r4 │ │ │ │ + bl 757f0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ - ldr r8, [pc, #-472] @ 6c984 │ │ │ │ - bl 23078 │ │ │ │ - add r8, pc, r8 │ │ │ │ + ldr r8, [pc, #-500] @ 6f83c │ │ │ │ + mov r1, r4 │ │ │ │ + bl 22fc8 │ │ │ │ mov r2, #5 │ │ │ │ - mov r1, r8 │ │ │ │ mov r0, sl │ │ │ │ - bl 248f0 │ │ │ │ - mov r9, r0 │ │ │ │ + add r8, pc, r8 │ │ │ │ + mov r1, r8 │ │ │ │ + bl 2481c │ │ │ │ + mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 72be0 │ │ │ │ + mov r7, r3 │ │ │ │ + bl 75c64 │ │ │ │ mov r1, r0 │ │ │ │ - mov r0, r9 │ │ │ │ - bl 72b54 │ │ │ │ + mov r0, r7 │ │ │ │ + bl 75bb8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ - mov r1, #4 │ │ │ │ str r0, [r5, #148] @ 0x94 │ │ │ │ + mov r1, #4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72780 │ │ │ │ + bl 75760 │ │ │ │ + mov r2, r0 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r4 │ │ │ │ - mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72780 │ │ │ │ + bl 75760 │ │ │ │ mov r1, r4 │ │ │ │ - bl 728c0 │ │ │ │ + bl 758cc │ │ │ │ + mov r6, r0 │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, #250 @ 0xfa │ │ │ │ - mov r6, r0 │ │ │ │ - bl 24620 │ │ │ │ + bl 24558 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7293c │ │ │ │ - ldr r1, [pc, #-600] @ 6c988 │ │ │ │ - mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ + bl 75954 │ │ │ │ + ldr r1, [pc, #-636] @ 6f840 │ │ │ │ mov r7, r0 │ │ │ │ + mov r2, #5 │ │ │ │ mov r0, sl │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r7 │ │ │ │ - bl 729b8 │ │ │ │ + bl 759dc │ │ │ │ mov r1, #1 │ │ │ │ str r0, [r5, #108] @ 0x6c │ │ │ │ mov r0, r7 │ │ │ │ - bl 7293c │ │ │ │ - ldr r1, [pc, #-644] @ 6c98c │ │ │ │ - mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ + bl 75954 │ │ │ │ + ldr r1, [pc, #-680] @ 6f844 │ │ │ │ mov r7, r0 │ │ │ │ - str r0, [r5, #104] @ 0x68 │ │ │ │ + mov r2, #5 │ │ │ │ mov r0, sl │ │ │ │ - bl 248f0 │ │ │ │ + str r7, [r5, #104] @ 0x68 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r7 │ │ │ │ - bl 72804 │ │ │ │ + bl 757f0 │ │ │ │ + ldr r3, [pc, #-712] @ 6f848 │ │ │ │ + vmov.i64 d5, #0x0000000000000000 │ │ │ │ vmov.f64 d4, #20 @ 0x40a00000 5.0 │ │ │ │ vmov.f64 d3, #112 @ 0x3f800000 1.0 │ │ │ │ vmov.f64 d2, #36 @ 0x41200000 10.0 │ │ │ │ - ldr r3, [pc, #-688] @ 6c990 │ │ │ │ - vldr d5, [pc, #1012] @ 6d038 │ │ │ │ - ldr r3, [fp, r3] │ │ │ │ vmov.f64 d1, #190 @ 0xc1f00000 -30.0 │ │ │ │ + ldr r3, [fp, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ vmov s15, r2 │ │ │ │ str r2, [sp, #32] │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ vcvt.f64.s32 d0, s15 │ │ │ │ - bl 25268 │ │ │ │ + bl 25194 │ │ │ │ vmov.f64 d0, #112 @ 0x3f800000 1.0 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r5, #184] @ 0xb8 │ │ │ │ - bl 22430 │ │ │ │ - mov r1, #1 │ │ │ │ + bl 2238c │ │ │ │ mov r7, r0 │ │ │ │ - bl 23354 │ │ │ │ + mov r1, #1 │ │ │ │ + bl 23298 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ - mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 2396c │ │ │ │ - ldr r1, [pc, #956] @ 6d058 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 238a4 │ │ │ │ + ldr r1, [pc, #-812] @ 6f84c │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, sl │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ ldr r1, [r5, #104] @ 0x68 │ │ │ │ - bl 72804 │ │ │ │ + bl 757f0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 23444 │ │ │ │ - ldr r1, [pc, #924] @ 6d05c │ │ │ │ + bl 23388 │ │ │ │ + ldr r1, [pc, #-844] @ 6f850 │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, sl │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r6 │ │ │ │ - bl 729b8 │ │ │ │ - ldr r1, [pc, #900] @ 6d060 │ │ │ │ + bl 759dc │ │ │ │ + ldr r1, [pc, #-868] @ 6f854 │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ str r0, [r5, #188] @ 0xbc │ │ │ │ mov r0, sl │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r6 │ │ │ │ - bl 729b8 │ │ │ │ - ldr r1, [pc, #872] @ 6d064 │ │ │ │ + bl 759dc │ │ │ │ + ldr r1, [pc, #-896] @ 6f858 │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ str r0, [r5, #192] @ 0xc0 │ │ │ │ mov r0, sl │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r6 │ │ │ │ - bl 729b8 │ │ │ │ + bl 759dc │ │ │ │ str r0, [r5, #196] @ 0xc4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 72b88 │ │ │ │ - ldr r1, [pc, #832] @ 6d068 │ │ │ │ + bl 75c00 │ │ │ │ + ldr r1, [pc, #-936] @ 6f85c │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, sl │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r6 │ │ │ │ - bl 729b8 │ │ │ │ + bl 759dc │ │ │ │ mov r1, #1 │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ mov r0, r6 │ │ │ │ - bl 7293c │ │ │ │ - ldr r1, [pc, #792] @ 6d06c │ │ │ │ - mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ + bl 75954 │ │ │ │ + ldr r1, [pc, #-976] @ 6f860 │ │ │ │ mov r7, r0 │ │ │ │ + mov r2, #5 │ │ │ │ mov r0, sl │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r7 │ │ │ │ - bl 72878 │ │ │ │ + bl 75870 │ │ │ │ + ldr r3, [pc, #-1004] @ 6f864 │ │ │ │ + vmov.i64 d5, #0x0000000000000000 │ │ │ │ vmov.f64 d2, #36 @ 0x41200000 10.0 │ │ │ │ vmov.f64 d1, #164 @ 0xc1200000 -10.0 │ │ │ │ - ldr r3, [pc, #756] @ 6d070 │ │ │ │ - vldr d5, [pc, #696] @ 6d038 │ │ │ │ + vldr d3, [pc, #1008] @ 70050 │ │ │ │ + vmov.f64 d4, d5 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ vldr s15, [r3] │ │ │ │ - vmov.f64 d4, d5 │ │ │ │ - vldr d3, [pc, #688] @ 6d040 │ │ │ │ vcvt.f64.f32 d0, s15 │ │ │ │ vstr s15, [r5, #200] @ 0xc8 │ │ │ │ - bl 25268 │ │ │ │ + bl 25194 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, #1 │ │ │ │ str r0, [r5, #12] │ │ │ │ - bl 72c38 │ │ │ │ + bl 75cc8 │ │ │ │ str r0, [r5, #56] @ 0x38 │ │ │ │ mov r0, r6 │ │ │ │ - bl 72b88 │ │ │ │ - mov r1, #1 │ │ │ │ + bl 75c00 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7293c │ │ │ │ - ldr r1, [pc, #684] @ 6d074 │ │ │ │ - mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ + mov r1, #1 │ │ │ │ + bl 75954 │ │ │ │ + ldr r1, [pc, #964] @ 70068 │ │ │ │ mov r6, r0 │ │ │ │ + mov r2, #5 │ │ │ │ mov r0, sl │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r6 │ │ │ │ - bl 72878 │ │ │ │ - ldr r3, [pc, #656] @ 6d078 │ │ │ │ - vldr d5, [pc, #588] @ 6d038 │ │ │ │ + bl 75870 │ │ │ │ + ldr r3, [pc, #936] @ 7006c │ │ │ │ + vmov.i64 d5, #0x0000000000000000 │ │ │ │ + vldr d3, [pc, #900] @ 70050 │ │ │ │ + vldr d2, [pc, #904] @ 70058 │ │ │ │ + vmov.f64 d4, d5 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ + vldr d1, [pc, #900] @ 70060 │ │ │ │ vldr s15, [r3] │ │ │ │ - vmov.f64 d4, d5 │ │ │ │ - vldr d3, [pc, #580] @ 6d040 │ │ │ │ vcvt.f64.f32 d0, s15 │ │ │ │ vstr s15, [r5, #204] @ 0xcc │ │ │ │ - vldr d2, [pc, #576] @ 6d048 │ │ │ │ - vldr d1, [pc, #580] @ 6d050 │ │ │ │ - bl 25268 │ │ │ │ + bl 25194 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, #1 │ │ │ │ str r0, [r5, #16] │ │ │ │ - bl 72c38 │ │ │ │ - ldr r1, [pc, #600] @ 6d07c │ │ │ │ + bl 75cc8 │ │ │ │ + ldr r1, [pc, #880] @ 70070 │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ str r0, [r5, #208] @ 0xd0 │ │ │ │ mov r0, sl │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r4 │ │ │ │ - bl 72804 │ │ │ │ + bl 757f0 │ │ │ │ ldr r6, [r5, #180] @ 0xb4 │ │ │ │ - mov r1, r4 │ │ │ │ mov r7, r0 │ │ │ │ + mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 229f4 │ │ │ │ - mov r2, r7 │ │ │ │ + bl 22950 │ │ │ │ mov r1, r0 │ │ │ │ + mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 21860 │ │ │ │ - mov r1, r4 │ │ │ │ + bl 217c8 │ │ │ │ ldr r0, [r5, #180] @ 0xb4 │ │ │ │ - bl 728c0 │ │ │ │ - mov r3, #1 │ │ │ │ - mov r1, #4 │ │ │ │ + mov r1, r4 │ │ │ │ + bl 758cc │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r0 │ │ │ │ + mov r3, #1 │ │ │ │ + mov r1, #4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72780 │ │ │ │ + bl 75760 │ │ │ │ + mov r2, r0 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r4 │ │ │ │ - mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72780 │ │ │ │ - mov r1, r4 │ │ │ │ - bl 728c0 │ │ │ │ + bl 75760 │ │ │ │ mov r1, r4 │ │ │ │ + bl 758cc │ │ │ │ mov r9, r0 │ │ │ │ + mov r1, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 21f14 │ │ │ │ + bl 21e7c │ │ │ │ mov r6, r0 │ │ │ │ - bl 23444 │ │ │ │ + bl 23388 │ │ │ │ mov r3, #1 │ │ │ │ - mov r2, r3 │ │ │ │ mov r1, r6 │ │ │ │ - mov r0, r9 │ │ │ │ str r4, [sp] │ │ │ │ - bl 2396c │ │ │ │ + mov r2, r3 │ │ │ │ + mov r0, r9 │ │ │ │ + bl 238a4 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 23a38 │ │ │ │ + bl 23970 │ │ │ │ mov r0, #2 │ │ │ │ - bl 24cb0 │ │ │ │ + bl 24bdc │ │ │ │ str r0, [r5, #156] @ 0x9c │ │ │ │ - bl 23444 │ │ │ │ + bl 23388 │ │ │ │ ldr r1, [r5, #156] @ 0x9c │ │ │ │ mov r0, r6 │ │ │ │ - bl 254d8 │ │ │ │ + bl 25404 │ │ │ │ + ldr r0, [r5, #156] @ 0x9c │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, r4 │ │ │ │ + bl 24678 │ │ │ │ ldr r0, [r5, #156] @ 0x9c │ │ │ │ - bl 24740 │ │ │ │ - ldr r0, [r5, #156] @ 0x9c │ │ │ │ - bl 2531c │ │ │ │ + bl 25248 │ │ │ │ ldr r0, [r5, #156] @ 0x9c │ │ │ │ mov r1, r4 │ │ │ │ - bl 244f4 │ │ │ │ + bl 2442c │ │ │ │ ldr r0, [r5, #156] @ 0x9c │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, #250 @ 0xfa │ │ │ │ - bl 24620 │ │ │ │ - mov r2, #5 │ │ │ │ + bl 24558 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ + mov r2, #5 │ │ │ │ mov r0, sl │ │ │ │ - bl 248f0 │ │ │ │ - mov r1, r4 │ │ │ │ - bl 72804 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r4 │ │ │ │ + bl 757f0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r5, #156] @ 0x9c │ │ │ │ - bl 23078 │ │ │ │ + mov r1, r4 │ │ │ │ + bl 22fc8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 72be0 │ │ │ │ - mov r2, #5 │ │ │ │ - mov r1, r8 │ │ │ │ - mov r8, #4 │ │ │ │ mov r9, #2 │ │ │ │ + bl 75c64 │ │ │ │ mov r6, r0 │ │ │ │ + mov r1, r8 │ │ │ │ + mov r2, #5 │ │ │ │ mov r0, sl │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r6 │ │ │ │ - bl 72b54 │ │ │ │ + mov r8, #4 │ │ │ │ + bl 75bb8 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r4 │ │ │ │ - mov r1, #4 │ │ │ │ str r0, [r5, #160] @ 0xa0 │ │ │ │ + mov r1, #4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72780 │ │ │ │ + bl 75760 │ │ │ │ + mov r2, r0 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r4 │ │ │ │ - mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72780 │ │ │ │ + bl 75760 │ │ │ │ mov r1, r4 │ │ │ │ - bl 728c0 │ │ │ │ + bl 758cc │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, #250 @ 0xfa │ │ │ │ mov r6, r0 │ │ │ │ - bl 24620 │ │ │ │ - ldr r1, [pc, #176] @ 6d080 │ │ │ │ + bl 24558 │ │ │ │ + ldr r1, [pc, #456] @ 70074 │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, sl │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r6 │ │ │ │ - bl 729b8 │ │ │ │ - ldr r1, [pc, #152] @ 6d084 │ │ │ │ + bl 759dc │ │ │ │ + ldr r1, [pc, #432] @ 70078 │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ str r0, [r5, #212] @ 0xd4 │ │ │ │ mov r0, sl │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r6 │ │ │ │ - bl 729b8 │ │ │ │ - ldr r1, [pc, #124] @ 6d088 │ │ │ │ + bl 759dc │ │ │ │ + ldr r1, [pc, #404] @ 7007c │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ str r0, [r5, #216] @ 0xd8 │ │ │ │ mov r0, sl │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r6 │ │ │ │ - bl 729b8 │ │ │ │ - ldr r1, [pc, #96] @ 6d08c │ │ │ │ + bl 759dc │ │ │ │ + ldr r1, [pc, #376] @ 70080 │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - b 6d0a0 │ │ │ │ - nop {0} │ │ │ │ - ... │ │ │ │ - ldmibls r9, {r1, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ - svccc 0x00b99999 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subsmi r0, r9, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subsgt r0, r9, r0 │ │ │ │ - andseq sp, r6, ip, lsl r6 │ │ │ │ - @ instruction: 0x0016d5fc │ │ │ │ - @ instruction: 0x0016d5f0 │ │ │ │ - andseq sp, r6, r4, ror #11 │ │ │ │ - @ instruction: 0x0016d5d0 │ │ │ │ - @ instruction: 0x0016d5b8 │ │ │ │ - andeq r1, r0, ip, lsl #25 │ │ │ │ - andseq sp, r6, r0, asr r5 │ │ │ │ - @ instruction: 0x000015bc │ │ │ │ - andseq r8, r6, r8, asr #29 │ │ │ │ - andseq sp, r6, r4, asr r3 │ │ │ │ - andseq sp, r6, r0, asr r3 │ │ │ │ - andseq sp, r6, r8, asr #6 │ │ │ │ - andseq sp, r6, r0, asr #6 │ │ │ │ - andseq sp, r6, ip, ror #5 │ │ │ │ - @ instruction: 0x0016d2b0 │ │ │ │ - andseq sp, r6, ip, ror r2 │ │ │ │ - @ instruction: 0x000018b4 │ │ │ │ str r0, [r5, #136] @ 0x88 │ │ │ │ mov r0, sl │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r6 │ │ │ │ - bl 729b8 │ │ │ │ - ldr r1, [pc, #-44] @ 6d090 │ │ │ │ + bl 759dc │ │ │ │ + ldr r1, [pc, #348] @ 70084 │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ str r0, [r5, #132] @ 0x84 │ │ │ │ mov r0, sl │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r6 │ │ │ │ - bl 729b8 │ │ │ │ + bl 759dc │ │ │ │ mov r1, #2 │ │ │ │ mov r2, r4 │ │ │ │ str r0, [r5, #220] @ 0xdc │ │ │ │ mov r0, r1 │ │ │ │ - bl 223c4 │ │ │ │ + bl 22320 │ │ │ │ mov r7, r0 │ │ │ │ - bl 23444 │ │ │ │ + bl 23388 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r6 │ │ │ │ + str r4, [sp] │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ - str r4, [sp] │ │ │ │ - bl 2396c │ │ │ │ - ldr r1, [pc, #-124] @ 6d094 │ │ │ │ + bl 238a4 │ │ │ │ + ldr r1, [pc, #268] @ 70088 │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, sl │ │ │ │ - bl 248f0 │ │ │ │ - mov r1, r4 │ │ │ │ - bl 72878 │ │ │ │ mov r6, #1 │ │ │ │ - stm sp, {r4, r6, r8} │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ + mov r1, r4 │ │ │ │ + bl 75870 │ │ │ │ + mov r1, r0 │ │ │ │ mov r3, r6 │ │ │ │ + stm sp, {r4, r6, r8} │ │ │ │ mov r2, r4 │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str r4, [sp, #16] │ │ │ │ - str r4, [sp, #12] │ │ │ │ - mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 22b50 │ │ │ │ - ldr r3, [pc, #-188] @ 6d098 │ │ │ │ + str r4, [sp, #12] │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r4, [sp, #20] │ │ │ │ + bl 22aac │ │ │ │ + ldr r3, [pc, #204] @ 7008c │ │ │ │ mov r2, #5 │ │ │ │ + mov r0, sl │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r3 │ │ │ │ - mov r0, sl │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r4 │ │ │ │ - bl 72878 │ │ │ │ + bl 75870 │ │ │ │ + mov r1, r0 │ │ │ │ mov r2, r4 │ │ │ │ - mov r3, r6 │ │ │ │ stm sp, {r6, r9} │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str r4, [sp, #16] │ │ │ │ - str r4, [sp, #12] │ │ │ │ + mov r3, r6 │ │ │ │ + mov r0, r7 │ │ │ │ str r8, [sp, #8] │ │ │ │ + str r4, [sp, #12] │ │ │ │ mov r8, #5 │ │ │ │ - mov r1, r0 │ │ │ │ - mov r0, r7 │ │ │ │ - bl 22b50 │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r4, [sp, #20] │ │ │ │ + bl 22aac │ │ │ │ + ldr r3, [pc, #128] @ 70090 │ │ │ │ + vmov.i64 d5, #0x0000000000000000 │ │ │ │ vmov.f64 d2, #112 @ 0x3f800000 1.0 │ │ │ │ - ldr r3, [pc, #-268] @ 6d09c │ │ │ │ - vldr d5, [pc, #1012] @ 6d5a0 │ │ │ │ - ldr r3, [fp, r3] │ │ │ │ - vldr s15, [r3] │ │ │ │ + vldr d3, [pc, #52] @ 70050 │ │ │ │ vmov.f64 d4, d5 │ │ │ │ vmov.f64 d1, d5 │ │ │ │ + ldr r3, [fp, r3] │ │ │ │ + vldr s15, [r3] │ │ │ │ vcvt.f64.f32 d0, s15 │ │ │ │ - vldr d3, [pc, #996] @ 6d5a8 │ │ │ │ vstr s15, [r5, #224] @ 0xe0 │ │ │ │ - bl 25268 │ │ │ │ + bl 25194 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r5, #20] │ │ │ │ - bl 72c38 │ │ │ │ + bl 75cc8 │ │ │ │ + mov r1, r0 │ │ │ │ mov r3, r9 │ │ │ │ + b 70094 │ │ │ │ + ldmibls r9, {r1, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ + svccc 0x00b99999 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subsmi r0, r9, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subsgt r0, r9, r0 │ │ │ │ + @ instruction: 0x0017c8bc │ │ │ │ + andeq r1, r0, r8, lsr #11 │ │ │ │ + andseq r8, r7, r4, lsr r2 │ │ │ │ + andseq ip, r7, r4, asr #13 │ │ │ │ + @ instruction: 0x0017c6bc │ │ │ │ + @ instruction: 0x0017c6b4 │ │ │ │ + andseq ip, r7, ip, lsr #13 │ │ │ │ + andseq ip, r7, r8, asr #13 │ │ │ │ + andseq ip, r7, ip, lsl #13 │ │ │ │ + andseq ip, r7, ip, asr r6 │ │ │ │ + andeq r1, r0, r0, lsr #17 │ │ │ │ + stm sp, {r4, r6} │ │ │ │ mov r2, r6 │ │ │ │ - str r0, [r5, #228] @ 0xe4 │ │ │ │ - mov r1, r0 │ │ │ │ - stm sp, {r4, r6, r8} │ │ │ │ mov r0, r7 │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str r4, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ - bl 22b50 │ │ │ │ - vldr d5, [pc, #920] @ 6d5a0 │ │ │ │ - vldr d3, [pc, #932] @ 6d5b0 │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r4, [sp, #20] │ │ │ │ + str r1, [r5, #228] @ 0xe4 │ │ │ │ + str r8, [sp, #8] │ │ │ │ + bl 22aac │ │ │ │ + vmov.i64 d5, #0x0000000000000000 │ │ │ │ + vldr d3, [pc, #1004] @ 704b0 │ │ │ │ + vldr d2, [pc, #1008] @ 704b8 │ │ │ │ vmov.f64 d0, d5 │ │ │ │ vmov.f64 d4, d5 │ │ │ │ - vldr d2, [pc, #928] @ 6d5b8 │ │ │ │ vmov.f64 d1, d5 │ │ │ │ - bl 25268 │ │ │ │ + bl 25194 │ │ │ │ vmov.f64 d0, #112 @ 0x3f800000 1.0 │ │ │ │ mov r1, #3 │ │ │ │ str r0, [r5, #232] @ 0xe8 │ │ │ │ - bl 22430 │ │ │ │ + bl 2238c │ │ │ │ str r0, [r5, #236] @ 0xec │ │ │ │ - bl 23444 │ │ │ │ + bl 23388 │ │ │ │ ldr r0, [r5, #236] @ 0xec │ │ │ │ mov r1, r6 │ │ │ │ - bl 23354 │ │ │ │ + bl 23298 │ │ │ │ mov r3, r9 │ │ │ │ - stm sp, {r6, r9} │ │ │ │ mov r0, r7 │ │ │ │ + stm sp, {r6, r9} │ │ │ │ mov r2, r6 │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str r4, [sp, #16] │ │ │ │ - str r4, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ + str r4, [sp, #12] │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r4, [sp, #20] │ │ │ │ ldr r1, [r5, #236] @ 0xec │ │ │ │ - bl 22b50 │ │ │ │ - ldr r1, [pc, #848] @ 6d5c0 │ │ │ │ + bl 22aac │ │ │ │ + ldr r1, [pc, #936] @ 704d0 │ │ │ │ mov r2, r8 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, sl │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r4 │ │ │ │ - bl 72804 │ │ │ │ + bl 757f0 │ │ │ │ ldr r7, [r5, #180] @ 0xb4 │ │ │ │ - mov r1, r6 │ │ │ │ mov r9, r0 │ │ │ │ + mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 229f4 │ │ │ │ - mov r2, r9 │ │ │ │ + bl 22950 │ │ │ │ mov r1, r0 │ │ │ │ + mov r2, r9 │ │ │ │ mov r0, r7 │ │ │ │ - bl 21860 │ │ │ │ - mov r1, r4 │ │ │ │ + add r7, sp, #60 @ 0x3c │ │ │ │ + bl 217c8 │ │ │ │ ldr r0, [r5, #180] @ 0xb4 │ │ │ │ - bl 728c0 │ │ │ │ + mov r1, r4 │ │ │ │ + bl 758cc │ │ │ │ mov r1, #2 │ │ │ │ - mov r7, r0 │ │ │ │ - bl 25598 │ │ │ │ - ldr r1, [pc, #764] @ 6d5c4 │ │ │ │ + mov r9, r0 │ │ │ │ + bl 254c4 │ │ │ │ + ldr r1, [pc, #848] @ 704d4 │ │ │ │ mov r2, r8 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, sl │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r3, r4 │ │ │ │ - mov r2, r7 │ │ │ │ + mov r2, r9 │ │ │ │ + str r9, [sp, #24] │ │ │ │ mov r1, #4 │ │ │ │ - str r7, [sp, #24] │ │ │ │ - bl 72780 │ │ │ │ + bl 75760 │ │ │ │ + mov r2, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r4 │ │ │ │ - add r7, sp, #60 @ 0x3c │ │ │ │ - mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72780 │ │ │ │ + bl 75760 │ │ │ │ mov r1, r4 │ │ │ │ - bl 728c0 │ │ │ │ - ldr r1, [pc, #696] @ 6d5c8 │ │ │ │ - mov r2, r8 │ │ │ │ - add r1, pc, r1 │ │ │ │ + bl 758cc │ │ │ │ + ldr r1, [pc, #784] @ 704d8 │ │ │ │ mov r9, r0 │ │ │ │ + mov r2, r8 │ │ │ │ mov r0, sl │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ - bl 72a00 │ │ │ │ - ldr r1, [pc, #664] @ 6d5cc │ │ │ │ + bl 75a30 │ │ │ │ + ldr r1, [pc, #752] @ 704dc │ │ │ │ mov r2, r8 │ │ │ │ - add r1, pc, r1 │ │ │ │ str r0, [r5, #240] @ 0xf0 │ │ │ │ mov r0, sl │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ - bl 72a00 │ │ │ │ - ldr r1, [pc, #632] @ 6d5d0 │ │ │ │ + bl 75a30 │ │ │ │ + ldr r1, [pc, #720] @ 704e0 │ │ │ │ mov r2, r8 │ │ │ │ - add r1, pc, r1 │ │ │ │ str r0, [r5, #244] @ 0xf4 │ │ │ │ mov r0, sl │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ - bl 72a00 │ │ │ │ - ldr r1, [pc, #600] @ 6d5d4 │ │ │ │ + bl 75a30 │ │ │ │ + ldr r1, [pc, #688] @ 704e4 │ │ │ │ mov r2, r8 │ │ │ │ - add r1, pc, r1 │ │ │ │ str r0, [r5, #248] @ 0xf8 │ │ │ │ mov r0, sl │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ - bl 72a00 │ │ │ │ - ldr r1, [pc, #568] @ 6d5d8 │ │ │ │ + bl 75a30 │ │ │ │ + ldr r1, [pc, #656] @ 704e8 │ │ │ │ mov r2, r8 │ │ │ │ - add r1, pc, r1 │ │ │ │ str r0, [r5, #252] @ 0xfc │ │ │ │ mov r0, sl │ │ │ │ - bl 248f0 │ │ │ │ - mov r3, r4 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ ldr r2, [sp, #24] │ │ │ │ + mov r3, r4 │ │ │ │ mov r1, #4 │ │ │ │ - bl 72780 │ │ │ │ + bl 75760 │ │ │ │ + mov r2, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r4 │ │ │ │ - mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72780 │ │ │ │ + bl 75760 │ │ │ │ mov r1, r4 │ │ │ │ - bl 728c0 │ │ │ │ + bl 758cc │ │ │ │ mov r1, r4 │ │ │ │ - bl 728c0 │ │ │ │ + bl 758cc │ │ │ │ + mov r7, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, #2 │ │ │ │ - mov r7, r0 │ │ │ │ - str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, #4 │ │ │ │ - bl 223c4 │ │ │ │ + str r7, [sp, #36] @ 0x24 │ │ │ │ + bl 22320 │ │ │ │ mov r9, r0 │ │ │ │ - bl 23444 │ │ │ │ + bl 23388 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ + str r4, [sp] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ - str r4, [sp] │ │ │ │ - bl 2396c │ │ │ │ - ldr r1, [pc, #440] @ 6d5dc │ │ │ │ + bl 238a4 │ │ │ │ + ldr r1, [pc, #528] @ 704ec │ │ │ │ mov r2, r8 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, sl │ │ │ │ - bl 248f0 │ │ │ │ - mov r1, r4 │ │ │ │ - bl 72878 │ │ │ │ mov r7, #4 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ + mov r1, r4 │ │ │ │ + bl 75870 │ │ │ │ + mov r1, r0 │ │ │ │ mov r3, r6 │ │ │ │ + stm sp, {r4, r6, r7} │ │ │ │ mov r2, r4 │ │ │ │ - strd r6, [sp, #4] │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str r4, [sp, #16] │ │ │ │ - str r4, [sp, #12] │ │ │ │ - str r4, [sp] │ │ │ │ - mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 22b50 │ │ │ │ - ldr r1, [pc, #372] @ 6d5e0 │ │ │ │ + str r4, [sp, #12] │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r4, [sp, #20] │ │ │ │ + bl 22aac │ │ │ │ + ldr r1, [pc, #464] @ 704f0 │ │ │ │ mov r2, r8 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, sl │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r4 │ │ │ │ - bl 72878 │ │ │ │ - mov r2, #2 │ │ │ │ - mov r3, r6 │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str r4, [sp, #16] │ │ │ │ - str r4, [sp, #12] │ │ │ │ - str r7, [sp, #8] │ │ │ │ - str r2, [sp, #4] │ │ │ │ + bl 75870 │ │ │ │ + mov r3, #2 │ │ │ │ + mov r1, r0 │ │ │ │ str r6, [sp] │ │ │ │ mov r2, r4 │ │ │ │ - mov r7, #3 │ │ │ │ - mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 22b50 │ │ │ │ - mov r2, r8 │ │ │ │ + stmib sp, {r3, r7} │ │ │ │ + mov r3, r6 │ │ │ │ + str r4, [sp, #12] │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r4, [sp, #20] │ │ │ │ + bl 22aac │ │ │ │ ldr r1, [sp, #32] │ │ │ │ + mov r2, r8 │ │ │ │ mov r0, sl │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r4 │ │ │ │ - bl 72878 │ │ │ │ - mov r3, #4 │ │ │ │ - mov r2, #2 │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str r4, [sp, #16] │ │ │ │ - str r4, [sp, #12] │ │ │ │ - str r3, [sp, #8] │ │ │ │ - str r7, [sp, #4] │ │ │ │ - mov r3, r6 │ │ │ │ - str r2, [sp] │ │ │ │ - mov r2, r4 │ │ │ │ + bl 75870 │ │ │ │ + mov r3, #2 │ │ │ │ mov r1, r0 │ │ │ │ + mov r2, r4 │ │ │ │ mov r0, r9 │ │ │ │ - bl 22b50 │ │ │ │ - ldr r1, [pc, #220] @ 6d5e4 │ │ │ │ + str r7, [sp, #8] │ │ │ │ + mov r7, #3 │ │ │ │ + str r3, [sp] │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [sp, #4] │ │ │ │ + str r4, [sp, #12] │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r4, [sp, #20] │ │ │ │ + bl 22aac │ │ │ │ + ldr r1, [pc, #320] @ 704f4 │ │ │ │ mov r2, r8 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, sl │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r4 │ │ │ │ - bl 72878 │ │ │ │ + bl 75870 │ │ │ │ mov r3, #4 │ │ │ │ mov r2, r4 │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str r4, [sp, #16] │ │ │ │ - str r3, [sp, #12] │ │ │ │ - str r3, [sp, #8] │ │ │ │ - str r3, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ - mov r3, r6 │ │ │ │ mov r1, r0 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + str r3, [sp, #8] │ │ │ │ + str r3, [sp, #12] │ │ │ │ + mov r3, r6 │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r4, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r9 │ │ │ │ - bl 22b50 │ │ │ │ + bl 22aac │ │ │ │ + ldr r3, [pc, #244] @ 704f8 │ │ │ │ + vmov.i64 d5, #0x0000000000000000 │ │ │ │ vmov.f64 d2, #36 @ 0x41200000 10.0 │ │ │ │ vmov.f64 d1, #164 @ 0xc1200000 -10.0 │ │ │ │ - ldr r3, [pc, #136] @ 6d5e8 │ │ │ │ - vldr d5, [pc, #60] @ 6d5a0 │ │ │ │ + vldr d3, [pc, #172] @ 704c0 │ │ │ │ + vmov.f64 d4, d5 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ vldr s15, [r3] │ │ │ │ - vmov.f64 d4, d5 │ │ │ │ - vldr d3, [pc, #52] @ 6d5a8 │ │ │ │ vcvt.f64.f32 d0, s15 │ │ │ │ vstr s15, [r5, #256] @ 0x100 │ │ │ │ - bl 25268 │ │ │ │ + bl 25194 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r5, #24] │ │ │ │ - bl 72c38 │ │ │ │ - mov r2, r6 │ │ │ │ - mov r3, #2 │ │ │ │ - str r0, [r5, #260] @ 0x104 │ │ │ │ - b 6d5f0 │ │ │ │ - nop {0} │ │ │ │ - ... │ │ │ │ - ldmibls r9, {r1, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ - svccc 0x00b99999 │ │ │ │ - rscsle sl, r1, #252, 18 @ 0x3f0000 │ │ │ │ - svccc 0x0050624d │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subsmi r0, lr, r0 │ │ │ │ - andseq r8, r6, r4, lsl #21 │ │ │ │ - andseq sp, r6, ip, lsl r1 │ │ │ │ - andseq sp, r6, r0, ror #1 │ │ │ │ - andseq sp, r6, ip, asr #1 │ │ │ │ - ldrheq sp, [r6], -r8 │ │ │ │ - ldrheq sp, [r6], -r8 │ │ │ │ - @ instruction: 0x0016bdb4 │ │ │ │ - andseq sp, r6, r0, asr #32 │ │ │ │ - @ instruction: 0x0016eeb0 │ │ │ │ - andseq ip, r6, r4, ror #30 │ │ │ │ - @ instruction: 0x00001bb0 │ │ │ │ - andeq r1, r0, ip, asr #16 │ │ │ │ + bl 75cc8 │ │ │ │ mov r1, r0 │ │ │ │ + mov r2, r6 │ │ │ │ stm sp, {r4, r6, r8} │ │ │ │ mov r0, r9 │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str r4, [sp, #16] │ │ │ │ + mov r3, #2 │ │ │ │ str r4, [sp, #12] │ │ │ │ - bl 22b50 │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r4, [sp, #20] │ │ │ │ + str r1, [r5, #260] @ 0x104 │ │ │ │ + bl 22aac │ │ │ │ + ldr r3, [pc, #148] @ 704fc │ │ │ │ + vmov.i64 d5, #0x0000000000000000 │ │ │ │ vmov.f64 d3, #112 @ 0x3f800000 1.0 │ │ │ │ - ldr r3, [pc, #-44] @ 6d5ec │ │ │ │ - vldr d5, [pc, #428] @ 6d7c8 │ │ │ │ - ldr r3, [fp, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ + vldr d2, [pc, #84] @ 704c8 │ │ │ │ vmov.f64 d4, d5 │ │ │ │ - vmov s15, r3 │ │ │ │ vmov.f64 d1, d5 │ │ │ │ - vldr d2, [pc, #412] @ 6d7d0 │ │ │ │ + ldr r3, [fp, r3] │ │ │ │ + ldr lr, [r3] │ │ │ │ + vmov s15, lr │ │ │ │ + str lr, [r5, #264] @ 0x108 │ │ │ │ vcvt.f64.s32 d0, s15 │ │ │ │ - str r3, [r5, #264] @ 0x108 │ │ │ │ - bl 25268 │ │ │ │ + bl 25194 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r5, #28] │ │ │ │ - bl 72c38 │ │ │ │ + bl 75cc8 │ │ │ │ + mov r1, r0 │ │ │ │ mov r2, #2 │ │ │ │ + str r6, [sp] │ │ │ │ + b 70500 │ │ │ │ + rscsle sl, r1, #252, 18 @ 0x3f0000 │ │ │ │ + svccc 0x0050624d │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subsmi r0, lr, r0 │ │ │ │ + ldmibls r9, {r1, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ + svccc 0x00b99999 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbmi ip, r2, r0 │ │ │ │ + andseq r7, r7, r8, lsl lr │ │ │ │ + andseq ip, r7, ip, lsr #9 │ │ │ │ + andseq ip, r7, r0, ror r4 │ │ │ │ + andseq ip, r7, ip, asr r4 │ │ │ │ + andseq ip, r7, r8, asr #8 │ │ │ │ + andseq ip, r7, r8, asr #8 │ │ │ │ + andseq fp, r7, r4, asr #2 │ │ │ │ + @ instruction: 0x0017c3d0 │ │ │ │ + andseq lr, r7, r8, asr #4 │ │ │ │ + andseq ip, r7, r4, lsl #6 │ │ │ │ + muleq r0, ip, fp │ │ │ │ + andeq r1, r0, r8, lsr r8 │ │ │ │ mov r3, r2 │ │ │ │ - str r0, [r5, #268] @ 0x10c │ │ │ │ - mov r1, r0 │ │ │ │ - str r4, [sp, #20] │ │ │ │ mov r0, r9 │ │ │ │ - str r4, [sp, #16] │ │ │ │ - str r4, [sp, #12] │ │ │ │ - str r8, [sp, #8] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - str r6, [sp] │ │ │ │ + stmib sp, {r2, r8} │ │ │ │ mov r2, r6 │ │ │ │ - bl 22b50 │ │ │ │ - vldr d5, [pc, #320] @ 6d7c8 │ │ │ │ - vldr d3, [pc, #332] @ 6d7d8 │ │ │ │ + str r4, [sp, #12] │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r4, [sp, #20] │ │ │ │ + str r1, [r5, #268] @ 0x10c │ │ │ │ + bl 22aac │ │ │ │ + vmov.i64 d5, #0x0000000000000000 │ │ │ │ + vldr d3, [pc, #296] @ 70658 │ │ │ │ + vldr d2, [pc, #300] @ 70660 │ │ │ │ vmov.f64 d0, d5 │ │ │ │ vmov.f64 d4, d5 │ │ │ │ - vldr d2, [pc, #328] @ 6d7e0 │ │ │ │ vmov.f64 d1, d5 │ │ │ │ - bl 25268 │ │ │ │ + bl 25194 │ │ │ │ vmov.f64 d0, #112 @ 0x3f800000 1.0 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r5, #272] @ 0x110 │ │ │ │ - bl 22430 │ │ │ │ + bl 2238c │ │ │ │ str r0, [r5, #276] @ 0x114 │ │ │ │ - bl 23444 │ │ │ │ + bl 23388 │ │ │ │ ldr r0, [r5, #276] @ 0x114 │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, #60 @ 0x3c │ │ │ │ - bl 24620 │ │ │ │ + bl 24558 │ │ │ │ ldr r0, [r5, #276] @ 0x114 │ │ │ │ mov r1, r6 │ │ │ │ - bl 23354 │ │ │ │ + bl 23298 │ │ │ │ mov r2, #2 │ │ │ │ - mov r3, r2 │ │ │ │ - stmib sp, {r7, r8} │ │ │ │ mov r0, r9 │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str r4, [sp, #16] │ │ │ │ - str r4, [sp, #12] │ │ │ │ - str r2, [sp] │ │ │ │ + mov r3, r2 │ │ │ │ + stm sp, {r2, r7, r8} │ │ │ │ mov r2, r6 │ │ │ │ + str r4, [sp, #12] │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r4, [sp, #20] │ │ │ │ ldr r1, [r5, #276] @ 0x114 │ │ │ │ - bl 22b50 │ │ │ │ + bl 22aac │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 728c0 │ │ │ │ + bl 758cc │ │ │ │ mov ip, #4 │ │ │ │ mov r3, #2 │ │ │ │ mov r2, r6 │ │ │ │ + stm sp, {r7, ip} │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r9 │ │ │ │ + mov r1, r7 │ │ │ │ str ip, [sp, #8] │ │ │ │ - str ip, [sp, #4] │ │ │ │ - str r7, [sp] │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str r4, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ - mov lr, r0 │ │ │ │ - mov r1, lr │ │ │ │ - str r0, [sp, #32] │ │ │ │ - mov r0, r9 │ │ │ │ - mov r6, lr │ │ │ │ - bl 22b50 │ │ │ │ - vldr s1, [pc, #156] @ 6d7e8 │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r4, [sp, #20] │ │ │ │ + bl 22aac │ │ │ │ + vldr s1, [pc, #136] @ 70668 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ vmov.f32 s0, s1 │ │ │ │ - bl 25328 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 72d94 │ │ │ │ - ldr r1, [pc, #136] @ 6d7ec │ │ │ │ + bl 25254 │ │ │ │ + mov r0, r7 │ │ │ │ + bl 75e44 │ │ │ │ + ldr r1, [pc, #116] @ 7066c │ │ │ │ mov r2, r8 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #128] @ 6d7f0 │ │ │ │ - add r8, pc, r8 │ │ │ │ str r0, [r5] │ │ │ │ mov r0, sl │ │ │ │ - bl 248f0 │ │ │ │ + ldr r5, [pc, #104] @ 70670 │ │ │ │ + ldr r8, [pc, #104] @ 70674 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 23d2c │ │ │ │ - ldr r2, [pc, #100] @ 6d7f4 │ │ │ │ - ldr r3, [pc, #100] @ 6d7f8 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r4, [pc, #96] @ 6d7fc │ │ │ │ - str r2, [sp, #52] @ 0x34 │ │ │ │ - ldr r7, [fp, r3] │ │ │ │ + ldr r4, [pc, #88] @ 70678 │ │ │ │ + bl 23c64 │ │ │ │ + ldr r3, [pc, #84] @ 7067c │ │ │ │ + add r5, pc, r5 │ │ │ │ + add r8, pc, r8 │ │ │ │ + mov r9, r0 │ │ │ │ add r4, pc, r4 │ │ │ │ - ldr sl, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - clz sl, sl │ │ │ │ mov r6, r4 │ │ │ │ + ldr r3, [fp, r3] │ │ │ │ + ldr sl, [r3] │ │ │ │ + str r3, [sp, #32] │ │ │ │ + str r5, [sp, #52] @ 0x34 │ │ │ │ + clz sl, sl │ │ │ │ lsr sl, sl, #5 │ │ │ │ - str r7, [sp, #36] @ 0x24 │ │ │ │ - mov r9, r0 │ │ │ │ - b 6d83c │ │ │ │ + b 706bc │ │ │ │ nop {0} │ │ │ │ - ... │ │ │ │ - rsbmi ip, r2, r0 │ │ │ │ rscsle sl, r1, #252, 18 @ 0x3f0000 │ │ │ │ svccc 0x0050624d │ │ │ │ andeq r0, r0, r0 │ │ │ │ subsmi r0, lr, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andseq ip, r6, ip, lsr #21 │ │ │ │ - andseq r6, r6, ip, ror #15 │ │ │ │ - ldrdeq pc, [fp], -ip @ │ │ │ │ - andeq r1, r0, r0, asr #11 │ │ │ │ - andseq ip, r6, r8, ror #20 │ │ │ │ - strdeq pc, [sp], -r4 @ │ │ │ │ - ldrdeq pc, [sp], -r0 @ │ │ │ │ - andseq r6, r6, r4, asr r6 │ │ │ │ - andseq ip, r6, ip, lsr fp │ │ │ │ - andseq ip, r6, r8, lsr fp │ │ │ │ - andseq ip, r6, ip, lsl #17 │ │ │ │ - andseq ip, r6, r8, lsl #22 │ │ │ │ - @ instruction: 0x0016caf0 │ │ │ │ - andseq ip, r6, r0, lsl fp │ │ │ │ - andseq ip, r6, r0, lsr #22 │ │ │ │ - andseq ip, r6, r8, lsl fp │ │ │ │ - andseq ip, r6, r0, ror #21 │ │ │ │ + andseq fp, r7, r8, asr lr │ │ │ │ + eoreq sp, sp, r8, asr r1 │ │ │ │ + andseq r5, r7, r0, lsl #23 │ │ │ │ + andseq fp, r7, r8, lsr #28 │ │ │ │ + andeq r1, r0, ip, lsr #11 │ │ │ │ + eoreq ip, pc, r0, ror r2 @ │ │ │ │ + eoreq ip, pc, r0, asr #4 │ │ │ │ + andseq r5, r7, r8, ror #19 │ │ │ │ + andseq fp, r7, r0, lsl #30 │ │ │ │ + @ instruction: 0x0017befc │ │ │ │ + andseq fp, r7, r0, asr ip │ │ │ │ + andseq fp, r7, ip, asr #29 │ │ │ │ + @ instruction: 0x0017beb4 │ │ │ │ + @ instruction: 0x0017bed4 │ │ │ │ + andseq fp, r7, r8, ror #29 │ │ │ │ + @ instruction: 0x0017bedc │ │ │ │ + andseq fp, r7, r8, lsr #29 │ │ │ │ ldr r4, [r5, #8]! │ │ │ │ cmp r4, #0 │ │ │ │ - beq 6d89c │ │ │ │ + beq 70720 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 22d18 │ │ │ │ + bl 22c74 │ │ │ │ cmn r0, #1 │ │ │ │ - beq 6d830 │ │ │ │ - bl 22cb8 │ │ │ │ + beq 706b0 │ │ │ │ + bl 22c14 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mov r2, #5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 23d2c │ │ │ │ + bl 23c64 │ │ │ │ cmp sl, #0 │ │ │ │ mov r9, r0 │ │ │ │ - bne 6d830 │ │ │ │ + bne 706b0 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ mov r0, r4 │ │ │ │ - ldr r1, [r7] │ │ │ │ - bl 21df4 │ │ │ │ + ldr r1, [r3] │ │ │ │ + bl 21d5c │ │ │ │ ldr r4, [r5, #8]! │ │ │ │ - cmp r4, #0 │ │ │ │ clz sl, r0 │ │ │ │ lsr sl, sl, #5 │ │ │ │ - bne 6d83c │ │ │ │ + cmp r4, #0 │ │ │ │ + bne 706bc │ │ │ │ cmp sl, #0 │ │ │ │ - beq 6fe58 │ │ │ │ + beq 72ce8 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 6d8d0 │ │ │ │ - ldr r5, [pc, #-180] @ 6d800 │ │ │ │ + beq 70754 │ │ │ │ + ldr r5, [pc, #-184] @ 70680 │ │ │ │ mov r6, r9 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [r6] │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 2567c │ │ │ │ + bl 255a8 │ │ │ │ ldr r6, [r6, #4] │ │ │ │ cmp r6, #0 │ │ │ │ - bne 6d8b8 │ │ │ │ - ldr r6, [pc, #-212] @ 6d804 │ │ │ │ + bne 7073c │ │ │ │ + ldr r6, [pc, #-216] @ 70684 │ │ │ │ mov r0, r9 │ │ │ │ + mov r5, #0 │ │ │ │ + bl 24dd4 │ │ │ │ + mov r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 24ea8 │ │ │ │ ldr r0, [r6] │ │ │ │ - mov r1, #0 │ │ │ │ - bl 72ebc │ │ │ │ + bl 75f8c │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 7293c │ │ │ │ - mov r5, #0 │ │ │ │ - mov r1, #24 │ │ │ │ - ldr r7, [pc, #-256] @ 6d808 │ │ │ │ - add r7, pc, r7 │ │ │ │ + bl 75954 │ │ │ │ mov r8, r0 │ │ │ │ - bl 25598 │ │ │ │ + mov r1, #24 │ │ │ │ + bl 254c4 │ │ │ │ mov r3, r5 │ │ │ │ + mov r0, r7 │ │ │ │ + str r5, [sp] │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r8 │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ - str r5, [sp] │ │ │ │ - bl 2396c │ │ │ │ + ldr r7, [pc, #-288] @ 70688 │ │ │ │ + bl 238a4 │ │ │ │ + ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r1, r5 │ │ │ │ - ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 728c0 │ │ │ │ - ldr r1, [pc, #-304] @ 6d80c │ │ │ │ - mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ + bl 758cc │ │ │ │ + ldr r1, [pc, #-304] @ 7068c │ │ │ │ mov r9, r0 │ │ │ │ + mov r2, #5 │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r0, r7 │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r9 │ │ │ │ - bl 729b8 │ │ │ │ - ldr r1, [pc, #-332] @ 6d810 │ │ │ │ + bl 759dc │ │ │ │ + ldr r1, [pc, #-336] @ 70690 │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ str r0, [r6, #280] @ 0x118 │ │ │ │ mov r0, r7 │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r9 │ │ │ │ - bl 729b8 │ │ │ │ - ldr r3, [pc, #-360] @ 6d814 │ │ │ │ + bl 759dc │ │ │ │ + ldr r3, [pc, #-364] @ 70694 │ │ │ │ mov r2, #5 │ │ │ │ + str r0, [r6, #284] @ 0x11c │ │ │ │ + mov r0, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - str r0, [r6, #284] @ 0x11c │ │ │ │ - mov r0, r7 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r8 │ │ │ │ - bl 729b8 │ │ │ │ - ldr r1, [pc, #-396] @ 6d818 │ │ │ │ + bl 759dc │ │ │ │ + ldr r1, [pc, #-400] @ 70698 │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ str r0, [r6, #4] │ │ │ │ mov r0, r7 │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r8 │ │ │ │ - bl 729b8 │ │ │ │ - ldr r1, [pc, #-424] @ 6d81c │ │ │ │ + bl 759dc │ │ │ │ + ldr r1, [pc, #-428] @ 7069c │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ str r0, [r6, #8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r9 │ │ │ │ - bl 729b8 │ │ │ │ - ldr r1, [pc, #-452] @ 6d820 │ │ │ │ + bl 759dc │ │ │ │ + ldr r1, [pc, #-456] @ 706a0 │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ str r0, [r6, #288] @ 0x120 │ │ │ │ mov r0, r7 │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r9 │ │ │ │ - bl 729b8 │ │ │ │ + bl 759dc │ │ │ │ str r0, [r6, #292] @ 0x124 │ │ │ │ mov r0, r9 │ │ │ │ - bl 72b88 │ │ │ │ - ldr r1, [pc, #-492] @ 6d824 │ │ │ │ + bl 75c00 │ │ │ │ + ldr r1, [pc, #-496] @ 706a4 │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r9 │ │ │ │ - bl 729b8 │ │ │ │ + bl 759dc │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r6, #88] @ 0x58 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7293c │ │ │ │ - ldr r1, [pc, #-532] @ 6d828 │ │ │ │ - mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ + bl 75954 │ │ │ │ + ldr r1, [pc, #-536] @ 706a8 │ │ │ │ mov r8, r0 │ │ │ │ + mov r2, #5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r8 │ │ │ │ - bl 729b8 │ │ │ │ + bl 759dc │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r6, #92] @ 0x5c │ │ │ │ mov r0, r5 │ │ │ │ - bl 252e0 │ │ │ │ + bl 2520c │ │ │ │ + mov r9, r0 │ │ │ │ mov r3, r5 │ │ │ │ - mov r2, #1 │ │ │ │ str r5, [sp] │ │ │ │ - mov r9, r0 │ │ │ │ mov r1, r0 │ │ │ │ + mov r2, #1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 2396c │ │ │ │ + bl 238a4 │ │ │ │ mov r0, r9 │ │ │ │ - bl 23444 │ │ │ │ - ldr r1, [pc, #-612] @ 6d82c │ │ │ │ + bl 23388 │ │ │ │ + ldr r1, [pc, #-616] @ 706ac │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ + vmov.i64 d5, #0x0000000000000000 │ │ │ │ + vldr d2, [pc, #964] @ 70cf0 │ │ │ │ vmov.f64 d4, #32 @ 0x41000000 8.0 │ │ │ │ vmov.f64 d3, #112 @ 0x3f800000 1.0 │ │ │ │ - vldr d5, [pc, #972] @ 6de78 │ │ │ │ - vldr d2, [pc, #976] @ 6de80 │ │ │ │ + mov sl, r0 │ │ │ │ vmov.f64 d1, d5 │ │ │ │ vmov.f64 d0, d5 │ │ │ │ - mov sl, r0 │ │ │ │ - bl 25268 │ │ │ │ - mov r2, r9 │ │ │ │ + bl 25194 │ │ │ │ mov r1, r0 │ │ │ │ + mov r2, r9 │ │ │ │ mov r0, sl │ │ │ │ - bl 72b04 │ │ │ │ + bl 75b54 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r6, #96] @ 0x60 │ │ │ │ mov r0, r5 │ │ │ │ - bl 252e0 │ │ │ │ + bl 2520c │ │ │ │ + mov r9, r0 │ │ │ │ mov r3, r5 │ │ │ │ - mov r2, #1 │ │ │ │ str r5, [sp] │ │ │ │ - mov r9, r0 │ │ │ │ - mov r1, r0 │ │ │ │ + mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl 2396c │ │ │ │ + mov r2, #1 │ │ │ │ + bl 238a4 │ │ │ │ mov r0, r9 │ │ │ │ - bl 23444 │ │ │ │ - ldr r1, [pc, #900] @ 6de8c │ │ │ │ + bl 23388 │ │ │ │ + ldr r1, [pc, #880] @ 70cfc │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ + vmov.i64 d5, #0x0000000000000000 │ │ │ │ + vldr d2, [pc, #844] @ 70cf0 │ │ │ │ vmov.f64 d4, #32 @ 0x41000000 8.0 │ │ │ │ vmov.f64 d3, #112 @ 0x3f800000 1.0 │ │ │ │ - vldr d5, [pc, #852] @ 6de78 │ │ │ │ - vldr d2, [pc, #856] @ 6de80 │ │ │ │ + mov r8, r0 │ │ │ │ vmov.f64 d0, d5 │ │ │ │ vmov.f64 d1, d5 │ │ │ │ - mov r8, r0 │ │ │ │ - bl 25268 │ │ │ │ - mov r2, r9 │ │ │ │ + bl 25194 │ │ │ │ mov r1, r0 │ │ │ │ + mov r2, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl 72b04 │ │ │ │ - ldr r1, [pc, #836] @ 6de90 │ │ │ │ + bl 75b54 │ │ │ │ + ldr r1, [pc, #816] @ 70d00 │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ str r0, [r6, #100] @ 0x64 │ │ │ │ mov r0, r7 │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r5 │ │ │ │ - bl 72804 │ │ │ │ + bl 757f0 │ │ │ │ ldr r8, [r6, #180] @ 0xb4 │ │ │ │ - mov r1, #2 │ │ │ │ mov r9, r0 │ │ │ │ + mov r1, #2 │ │ │ │ mov r0, r8 │ │ │ │ - bl 229f4 │ │ │ │ - mov r2, r9 │ │ │ │ + bl 22950 │ │ │ │ mov r1, r0 │ │ │ │ + mov r2, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl 21860 │ │ │ │ + bl 217c8 │ │ │ │ ldr r0, [r6, #180] @ 0xb4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 728c0 │ │ │ │ + bl 758cc │ │ │ │ + mov r2, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, #4 │ │ │ │ - mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72780 │ │ │ │ + bl 75760 │ │ │ │ + mov r2, r0 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r5 │ │ │ │ - mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72780 │ │ │ │ + bl 75760 │ │ │ │ mov r1, r5 │ │ │ │ - bl 728c0 │ │ │ │ + bl 758cc │ │ │ │ mov r1, #1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 7293c │ │ │ │ - ldr r1, [pc, #700] @ 6de94 │ │ │ │ - mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ + bl 75954 │ │ │ │ + ldr r1, [pc, #680] @ 70d04 │ │ │ │ mov r9, r0 │ │ │ │ + mov r2, #5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r9 │ │ │ │ - bl 72878 │ │ │ │ - bl 24938 │ │ │ │ + bl 75870 │ │ │ │ + bl 24864 │ │ │ │ str r0, [r6, #296] @ 0x128 │ │ │ │ - bl 23444 │ │ │ │ + bl 23388 │ │ │ │ mov r3, #1 │ │ │ │ - mov r2, r3 │ │ │ │ mov r0, r9 │ │ │ │ str r5, [sp] │ │ │ │ ldr r1, [r6, #296] @ 0x128 │ │ │ │ - bl 2396c │ │ │ │ + mov r2, r3 │ │ │ │ + bl 238a4 │ │ │ │ mov r0, r9 │ │ │ │ - bl 72be0 │ │ │ │ + bl 75c64 │ │ │ │ mov r1, #3 │ │ │ │ mov r9, r0 │ │ │ │ - bl 2369c │ │ │ │ - ldr r1, [pc, #616] @ 6de98 │ │ │ │ + bl 235e0 │ │ │ │ + ldr r1, [pc, #596] @ 70d08 │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r9 │ │ │ │ - bl 72b54 │ │ │ │ + mov r9, #4 │ │ │ │ + bl 75bb8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #2 │ │ │ │ - mov r9, #4 │ │ │ │ str r0, [r6, #300] @ 0x12c │ │ │ │ mov r0, #6 │ │ │ │ - bl 223c4 │ │ │ │ + bl 22320 │ │ │ │ mov sl, r0 │ │ │ │ - bl 23444 │ │ │ │ + bl 23388 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r8 │ │ │ │ + str r5, [sp] │ │ │ │ mov r1, sl │ │ │ │ mov r2, r5 │ │ │ │ - str r5, [sp] │ │ │ │ str sl, [sp, #24] │ │ │ │ - bl 2396c │ │ │ │ - ldr r1, [pc, #532] @ 6de9c │ │ │ │ + bl 238a4 │ │ │ │ + ldr r1, [pc, #512] @ 70d0c │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 248f0 │ │ │ │ - mov r1, r5 │ │ │ │ - bl 72878 │ │ │ │ - vldr s1, [pc, #484] @ 6de88 │ │ │ │ mov sl, #1 │ │ │ │ - vmov.f32 s0, s1 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ + mov r1, r5 │ │ │ │ + bl 75870 │ │ │ │ + vldr s1, [pc, #460] @ 70cf8 │ │ │ │ mov r8, r0 │ │ │ │ - bl 25328 │ │ │ │ - mov r2, #2 │ │ │ │ - mov r3, sl │ │ │ │ - mov r1, r8 │ │ │ │ + vmov.f32 s0, s1 │ │ │ │ + bl 25254 │ │ │ │ + mov r3, #2 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - str r9, [sp, #12] │ │ │ │ - str r9, [sp, #8] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - str sl, [sp] │ │ │ │ + mov r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ - str r5, [sp, #20] │ │ │ │ + str sl, [sp] │ │ │ │ + stmib sp, {r3, r9} │ │ │ │ + mov r3, sl │ │ │ │ + str r9, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ - bl 22b50 │ │ │ │ + str r5, [sp, #20] │ │ │ │ + bl 22aac │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r5 │ │ │ │ - bl 728c0 │ │ │ │ - mov r2, #2 │ │ │ │ - mov r3, r2 │ │ │ │ - str r9, [sp, #8] │ │ │ │ - str r2, [sp, #4] │ │ │ │ + bl 758cc │ │ │ │ + mov r3, #2 │ │ │ │ + mov r8, r0 │ │ │ │ str sl, [sp] │ │ │ │ mov r2, sl │ │ │ │ - str r5, [sp, #20] │ │ │ │ - str r5, [sp, #16] │ │ │ │ - str r5, [sp, #12] │ │ │ │ - mov r8, r0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 22b50 │ │ │ │ - ldr r1, [pc, #376] @ 6dea0 │ │ │ │ + stmib sp, {r3, r9} │ │ │ │ + str r5, [sp, #12] │ │ │ │ + str r5, [sp, #16] │ │ │ │ + str r5, [sp, #20] │ │ │ │ + bl 22aac │ │ │ │ + ldr r1, [pc, #368] @ 70d10 │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ - mov r1, r3 │ │ │ │ mov r2, r8 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - bl 72a00 │ │ │ │ - ldr r1, [pc, #340] @ 6dea4 │ │ │ │ + mov r1, r3 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + bl 75a30 │ │ │ │ + ldr r1, [pc, #332] @ 70d14 │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ str r0, [r6, #304] @ 0x130 │ │ │ │ mov r0, r7 │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ + ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r2, r8 │ │ │ │ - ldr r1, [sp, #32] │ │ │ │ - bl 72a00 │ │ │ │ - ldr r1, [pc, #308] @ 6dea8 │ │ │ │ + bl 75a30 │ │ │ │ + ldr r1, [pc, #300] @ 70d18 │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ str r0, [r6, #308] @ 0x134 │ │ │ │ mov r0, r7 │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ + ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r2, r8 │ │ │ │ - ldr r1, [sp, #32] │ │ │ │ - bl 72a00 │ │ │ │ - ldr r1, [pc, #276] @ 6deac │ │ │ │ + bl 75a30 │ │ │ │ + ldr r1, [pc, #268] @ 70d1c │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ str r0, [r6, #312] @ 0x138 │ │ │ │ mov r0, r7 │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ + ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r2, r8 │ │ │ │ - ldr r1, [sp, #32] │ │ │ │ - bl 72a00 │ │ │ │ - ldr r1, [pc, #244] @ 6deb0 │ │ │ │ + bl 75a30 │ │ │ │ + ldr r1, [pc, #236] @ 70d20 │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #236] @ 6deb4 │ │ │ │ - add r8, pc, r8 │ │ │ │ str r0, [r6, #316] @ 0x13c │ │ │ │ mov r0, r7 │ │ │ │ - bl 248f0 │ │ │ │ + ldr r8, [pc, #224] @ 70d24 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r5 │ │ │ │ - bl 72878 │ │ │ │ + add r8, pc, r8 │ │ │ │ + bl 75870 │ │ │ │ ldr r7, [sp, #24] │ │ │ │ + mov r1, r0 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r5 │ │ │ │ - str r9, [sp, #8] │ │ │ │ stm sp, {r5, sl} │ │ │ │ - str r5, [sp, #20] │ │ │ │ - str r5, [sp, #16] │ │ │ │ + str r9, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ - mov r1, r0 │ │ │ │ + str r5, [sp, #16] │ │ │ │ mov r0, r7 │ │ │ │ - bl 22b50 │ │ │ │ + str r5, [sp, #20] │ │ │ │ + bl 22aac │ │ │ │ mov r0, r5 │ │ │ │ - bl 72d94 │ │ │ │ - str r9, [sp, #8] │ │ │ │ + bl 75e44 │ │ │ │ + mov r1, r0 │ │ │ │ mov r3, #2 │ │ │ │ + str r9, [sp, #8] │ │ │ │ mov r2, sl │ │ │ │ - str r0, [r6, #52] @ 0x34 │ │ │ │ - mov r1, r0 │ │ │ │ - stm sp, {r5, sl} │ │ │ │ mov r0, r7 │ │ │ │ - str r5, [sp, #20] │ │ │ │ - str r5, [sp, #16] │ │ │ │ + ldr r7, [pc, #132] @ 70d28 │ │ │ │ + str r1, [r6, #52] @ 0x34 │ │ │ │ + stm sp, {r5, sl} │ │ │ │ str r5, [sp, #12] │ │ │ │ - bl 22b50 │ │ │ │ - ldr r3, [pc, #116] @ 6deb8 │ │ │ │ - ldr r7, [pc, #116] @ 6debc │ │ │ │ - ldr r3, [fp, r3] │ │ │ │ - ldr r6, [pc, #112] @ 6dec0 │ │ │ │ + str r5, [sp, #16] │ │ │ │ + str r5, [sp, #20] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bl 22aac │ │ │ │ + ldr r3, [pc, #104] @ 70d2c │ │ │ │ + ldr r6, [pc, #104] @ 70d30 │ │ │ │ ldr r9, [sp, #44] @ 0x2c │ │ │ │ + ldr r3, [fp, r3] │ │ │ │ + add r6, pc, r6 │ │ │ │ ldr sl, [r3] │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ - clz sl, sl │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r6, pc, r6 │ │ │ │ + clz sl, sl │ │ │ │ lsr sl, sl, #5 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - b 6dee0 │ │ │ │ + b 70d4c │ │ │ │ nop {0} │ │ │ │ - ... │ │ │ │ + andeq r0, r0, r0 │ │ │ │ addsmi r4, pc, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andseq ip, r6, ip, ror #20 │ │ │ │ - andseq ip, r6, r0, lsr sl │ │ │ │ - @ instruction: 0x0016c9b4 │ │ │ │ - andseq ip, r6, r4, ror #18 │ │ │ │ - andseq ip, r6, r4, lsl r9 │ │ │ │ - andseq ip, r6, r0, lsl #17 │ │ │ │ - andseq ip, r6, r8, ror #16 │ │ │ │ - andseq ip, r6, r4, ror #16 │ │ │ │ - andseq ip, r6, ip, asr r8 │ │ │ │ - @ instruction: 0x0016c6b0 │ │ │ │ - mulseq r6, r8, r4 │ │ │ │ - andeq r1, r0, r0, lsl sp │ │ │ │ - @ instruction: 0x0016c7b4 │ │ │ │ - ldrsheq r6, [r6], -r4 │ │ │ │ - eoreq lr, sp, r8, lsr sl │ │ │ │ - eoreq lr, sp, r4, lsl sl │ │ │ │ - andseq r5, r6, r4, lsr #31 │ │ │ │ - andseq ip, r6, r0, ror #12 │ │ │ │ + andseq fp, r7, r4, lsr lr │ │ │ │ + @ instruction: 0x0017bdf4 │ │ │ │ + andseq fp, r7, r8, ror sp │ │ │ │ + andseq fp, r7, ip, lsr #26 │ │ │ │ + @ instruction: 0x0017bcd8 │ │ │ │ + andseq fp, r7, r4, asr ip │ │ │ │ + andseq fp, r7, r8, lsr ip │ │ │ │ + andseq fp, r7, r4, lsr ip │ │ │ │ + andseq fp, r7, ip, lsr #24 │ │ │ │ + andseq fp, r7, ip, ror sl │ │ │ │ + andseq fp, r7, r0, ror #16 │ │ │ │ + @ instruction: 0x0017bbb0 │ │ │ │ + strdeq r1, [r0], -ip │ │ │ │ + @ instruction: 0x001754dc │ │ │ │ + eoreq fp, pc, ip, asr #23 │ │ │ │ + eoreq fp, pc, r4, lsl #23 │ │ │ │ + andseq r5, r7, r4, ror r3 │ │ │ │ ldr r9, [fp, #8]! │ │ │ │ cmp r9, #0 │ │ │ │ - beq 6df54 │ │ │ │ + beq 70dc0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 21df4 │ │ │ │ - mov r1, r9 │ │ │ │ + bl 21d5c │ │ │ │ mov r5, r0 │ │ │ │ + mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ - bl 22d18 │ │ │ │ + bl 22c74 │ │ │ │ cmn r0, #1 │ │ │ │ - beq 6ff30 │ │ │ │ - bl 22cb8 │ │ │ │ + beq 72dc4 │ │ │ │ + bl 22c14 │ │ │ │ ldr r1, [fp, #4] │ │ │ │ mov r2, #5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 23d2c │ │ │ │ + bl 23c64 │ │ │ │ cmp sl, #0 │ │ │ │ mov r4, r0 │ │ │ │ - bne 6ded4 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ + bne 70d40 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [r3] │ │ │ │ - bl 21df4 │ │ │ │ + bl 21d5c │ │ │ │ ldr r9, [fp, #8]! │ │ │ │ - cmp r9, #0 │ │ │ │ clz sl, r0 │ │ │ │ lsr sl, sl, #5 │ │ │ │ - bne 6dee0 │ │ │ │ + cmp r9, #0 │ │ │ │ + bne 70d4c │ │ │ │ cmp sl, #0 │ │ │ │ ldr fp, [sp, #44] @ 0x2c │ │ │ │ - beq 6fe3c │ │ │ │ + beq 72ccc │ │ │ │ cmp r4, #0 │ │ │ │ - beq 6df8c │ │ │ │ - ldr r5, [pc, #-172] @ 6dec4 │ │ │ │ + beq 70df8 │ │ │ │ + ldr r5, [pc, #-168] @ 70d34 │ │ │ │ mov r6, r4 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [r6] │ │ │ │ ldr r0, [r5, #52] @ 0x34 │ │ │ │ - bl 2567c │ │ │ │ + bl 255a8 │ │ │ │ ldr r6, [r6, #4] │ │ │ │ cmp r6, #0 │ │ │ │ - bne 6df74 │ │ │ │ - ldr r5, [pc, #-204] @ 6dec8 │ │ │ │ + bne 70de0 │ │ │ │ + ldr r5, [pc, #-200] @ 70d38 │ │ │ │ mov r0, r4 │ │ │ │ - add r5, pc, r5 │ │ │ │ - bl 24ea8 │ │ │ │ + mov sl, #4 │ │ │ │ + bl 24dd4 │ │ │ │ + ldr r7, [pc, #-212] @ 70d3c │ │ │ │ + mov r1, #0 │ │ │ │ + mov r4, #0 │ │ │ │ + mov r6, #3 │ │ │ │ + mov r9, #2 │ │ │ │ vmov.f64 d9, #64 @ 0x3e000000 0.125 │ │ │ │ + vldr d8, [pc, #1008] @ 71218 │ │ │ │ + add r5, pc, r5 │ │ │ │ ldr r0, [r5, #52] @ 0x34 │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r7, [pc, #-228] @ 6decc │ │ │ │ - bl 72ebc │ │ │ │ - ldr r1, [pc, #-232] @ 6ded0 │ │ │ │ + bl 75f8c │ │ │ │ + ldr r1, [pc, #1008] @ 71228 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, #0 │ │ │ │ - bl 72878 │ │ │ │ + bl 75870 │ │ │ │ ldr r8, [sp, #24] │ │ │ │ - mov r4, #0 │ │ │ │ - mov sl, #4 │ │ │ │ - mov r9, #3 │ │ │ │ + mov r1, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, #1 │ │ │ │ - str sl, [sp, #8] │ │ │ │ - str r9, [sp, #4] │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str r4, [sp, #16] │ │ │ │ + str r9, [sp] │ │ │ │ + stmib sp, {r6, sl} │ │ │ │ str r4, [sp, #12] │ │ │ │ - vldr d8, [pc, #1012] @ 6e3f8 │ │ │ │ - mov r6, #5 │ │ │ │ - mov r1, r0 │ │ │ │ - mov r0, #2 │ │ │ │ - str r0, [sp] │ │ │ │ + str r4, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ - bl 22b50 │ │ │ │ - ldr r3, [pc, #1008] @ 6e410 │ │ │ │ - vldr d5, [pc, #988] @ 6e400 │ │ │ │ - ldr r3, [fp, r3] │ │ │ │ + str r4, [sp, #20] │ │ │ │ + bl 22aac │ │ │ │ + ldr r3, [pc, #936] @ 7122c │ │ │ │ + vmov.i64 d5, #0x0000000000000000 │ │ │ │ vmov.f64 d2, d8 │ │ │ │ - vldr s0, [r3] │ │ │ │ + vldr d3, [pc, #912] @ 71220 │ │ │ │ vmov.f64 d4, d5 │ │ │ │ vmov.f64 d1, d5 │ │ │ │ - vldr d3, [pc, #972] @ 6e408 │ │ │ │ - vstr s0, [r5, #320] @ 0x140 │ │ │ │ - vcvt.f64.f32 d0, s0 │ │ │ │ + ldr r3, [fp, r3] │ │ │ │ + vldr s15, [r3] │ │ │ │ + vcvt.f64.f32 d0, s15 │ │ │ │ + vstr s15, [r5, #320] @ 0x140 │ │ │ │ vmul.f64 d0, d0, d9 │ │ │ │ vmul.f64 d0, d0, d8 │ │ │ │ - bl 25268 │ │ │ │ + bl 25194 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r5, #32] │ │ │ │ - bl 72c38 │ │ │ │ - mov r2, #1 │ │ │ │ - str r0, [r5, #324] @ 0x144 │ │ │ │ + bl 75cc8 │ │ │ │ mov r1, r0 │ │ │ │ - mov r0, #2 │ │ │ │ - mov r3, r0 │ │ │ │ - str r6, [sp, #8] │ │ │ │ - str r9, [sp, #4] │ │ │ │ - str r0, [sp] │ │ │ │ - str r4, [sp, #20] │ │ │ │ + str r9, [sp] │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, #5 │ │ │ │ + mov r3, #2 │ │ │ │ mov r0, r8 │ │ │ │ - str r4, [sp, #16] │ │ │ │ + mov r2, #1 │ │ │ │ + str r9, [sp, #4] │ │ │ │ str r4, [sp, #12] │ │ │ │ - bl 22b50 │ │ │ │ - ldr r1, [pc, #892] @ 6e414 │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r4, [sp, #20] │ │ │ │ + str r1, [r5, #324] @ 0x144 │ │ │ │ + str r6, [sp, #8] │ │ │ │ + bl 22aac │ │ │ │ + ldr r1, [pc, #816] @ 71230 │ │ │ │ mov r2, r6 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r4 │ │ │ │ - bl 72878 │ │ │ │ + bl 75870 │ │ │ │ + mov r1, r0 │ │ │ │ mov r2, r4 │ │ │ │ stm sp, {r9, sl} │ │ │ │ + mov r0, r8 │ │ │ │ mov r3, #1 │ │ │ │ str sl, [sp, #8] │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str r4, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ - mov r1, r0 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 22b50 │ │ │ │ - ldr r3, [pc, #828] @ 6e418 │ │ │ │ - vldr d5, [pc, #800] @ 6e400 │ │ │ │ - ldr r3, [fp, r3] │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r4, [sp, #20] │ │ │ │ + bl 22aac │ │ │ │ + ldr r3, [pc, #752] @ 71234 │ │ │ │ + vmov.i64 d5, #0x0000000000000000 │ │ │ │ vmov.f64 d2, d8 │ │ │ │ - vldr s15, [r3] │ │ │ │ + vldr d3, [pc, #720] @ 71220 │ │ │ │ vmov.f64 d4, d5 │ │ │ │ vmov.f64 d1, d5 │ │ │ │ + ldr r3, [fp, r3] │ │ │ │ + vldr s15, [r3] │ │ │ │ vcvt.f64.f32 d0, s15 │ │ │ │ - vldr d3, [pc, #780] @ 6e408 │ │ │ │ vstr s15, [r5, #328] @ 0x148 │ │ │ │ vmul.f64 d0, d0, d9 │ │ │ │ vmul.f64 d0, d0, d8 │ │ │ │ - bl 25268 │ │ │ │ + bl 25194 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r5, #36] @ 0x24 │ │ │ │ - bl 72c38 │ │ │ │ - mov r3, #2 │ │ │ │ - mov r2, #1 │ │ │ │ - str r0, [r5, #332] @ 0x14c │ │ │ │ + bl 75cc8 │ │ │ │ mov r1, r0 │ │ │ │ + mov r3, #2 │ │ │ │ stm sp, {r9, sl} │ │ │ │ mov r0, r8 │ │ │ │ + mov r2, #1 │ │ │ │ str r6, [sp, #8] │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str r4, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ - bl 22b50 │ │ │ │ - ldr r1, [pc, #720] @ 6e41c │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r4, [sp, #20] │ │ │ │ + str r1, [r5, #332] @ 0x14c │ │ │ │ + bl 22aac │ │ │ │ + ldr r1, [pc, #644] @ 71238 │ │ │ │ mov r2, r6 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r4 │ │ │ │ - bl 72878 │ │ │ │ + bl 75870 │ │ │ │ + mov r1, r0 │ │ │ │ mov r2, r4 │ │ │ │ - stmib sp, {r6, sl} │ │ │ │ - mov r3, #1 │ │ │ │ str sl, [sp] │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str r4, [sp, #16] │ │ │ │ - str r4, [sp, #12] │ │ │ │ - mov r9, #6 │ │ │ │ - mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 22b50 │ │ │ │ - ldr r3, [pc, #652] @ 6e420 │ │ │ │ - vldr d5, [pc, #616] @ 6e400 │ │ │ │ - ldr r3, [fp, r3] │ │ │ │ + mov r3, #1 │ │ │ │ + stmib sp, {r6, sl} │ │ │ │ + str r4, [sp, #12] │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r4, [sp, #20] │ │ │ │ + bl 22aac │ │ │ │ + ldr r3, [pc, #580] @ 7123c │ │ │ │ + vmov.i64 d5, #0x0000000000000000 │ │ │ │ vmov.f64 d2, d8 │ │ │ │ - vldr s15, [r3] │ │ │ │ + vldr d3, [pc, #540] @ 71220 │ │ │ │ vmov.f64 d4, d5 │ │ │ │ vmov.f64 d1, d5 │ │ │ │ + ldr r3, [fp, r3] │ │ │ │ + vldr s15, [r3] │ │ │ │ vcvt.f64.f32 d0, s15 │ │ │ │ - vldr d3, [pc, #596] @ 6e408 │ │ │ │ vstr s15, [r5, #336] @ 0x150 │ │ │ │ - bl 25268 │ │ │ │ + bl 25194 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r5, #40] @ 0x28 │ │ │ │ - bl 72c38 │ │ │ │ - mov r3, #2 │ │ │ │ - mov r2, #1 │ │ │ │ - str r0, [r5, #340] @ 0x154 │ │ │ │ + bl 75cc8 │ │ │ │ mov r1, r0 │ │ │ │ - str r6, [sp, #8] │ │ │ │ + mov r3, #2 │ │ │ │ + str sl, [sp] │ │ │ │ mov r0, r8 │ │ │ │ + mov r2, #1 │ │ │ │ str r6, [sp, #4] │ │ │ │ - str sl, [sp] │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str r4, [sp, #16] │ │ │ │ + str r6, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ - bl 22b50 │ │ │ │ - ldr r1, [pc, #548] @ 6e424 │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r4, [sp, #20] │ │ │ │ + str r1, [r5, #340] @ 0x154 │ │ │ │ + bl 22aac │ │ │ │ + ldr r1, [pc, #476] @ 71240 │ │ │ │ mov r2, r6 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r4 │ │ │ │ - bl 72878 │ │ │ │ - mov r2, r4 │ │ │ │ - stm sp, {r6, r9} │ │ │ │ - mov r3, #1 │ │ │ │ - str sl, [sp, #8] │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str r4, [sp, #16] │ │ │ │ - str r4, [sp, #12] │ │ │ │ + bl 75870 │ │ │ │ + mov r2, #6 │ │ │ │ mov r1, r0 │ │ │ │ + str r6, [sp] │ │ │ │ + mov r9, r2 │ │ │ │ mov r0, r8 │ │ │ │ - bl 22b50 │ │ │ │ - ldr r3, [pc, #484] @ 6e428 │ │ │ │ - vldr d5, [pc, #440] @ 6e400 │ │ │ │ - ldr r3, [fp, r3] │ │ │ │ + mov r3, #1 │ │ │ │ + stmib sp, {r2, sl} │ │ │ │ + mov r2, r4 │ │ │ │ + str r4, [sp, #12] │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r4, [sp, #20] │ │ │ │ + bl 22aac │ │ │ │ + ldr r3, [pc, #404] @ 71244 │ │ │ │ + vmov.i64 d5, #0x0000000000000000 │ │ │ │ vmov.f64 d2, d8 │ │ │ │ - vldr s15, [r3] │ │ │ │ + vldr d3, [pc, #356] @ 71220 │ │ │ │ vmov.f64 d4, d5 │ │ │ │ - vldr d3, [pc, #428] @ 6e408 │ │ │ │ vmov.f64 d1, d5 │ │ │ │ + ldr r3, [fp, r3] │ │ │ │ + vldr s15, [r3] │ │ │ │ vcvt.f64.f32 d0, s15 │ │ │ │ vstr s15, [r5, #344] @ 0x158 │ │ │ │ - bl 25268 │ │ │ │ + bl 25194 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r5, #44] @ 0x2c │ │ │ │ - bl 72c38 │ │ │ │ - mov r3, #2 │ │ │ │ - mov r2, #1 │ │ │ │ - str r0, [r5, #348] @ 0x15c │ │ │ │ + bl 75cc8 │ │ │ │ mov r1, r0 │ │ │ │ - stm sp, {r6, r9} │ │ │ │ + mov r2, r9 │ │ │ │ + str r6, [sp] │ │ │ │ + mov r3, #2 │ │ │ │ mov r0, r8 │ │ │ │ - str r6, [sp, #8] │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str r4, [sp, #16] │ │ │ │ + stmib sp, {r2, r6} │ │ │ │ + mov r2, #1 │ │ │ │ str r4, [sp, #12] │ │ │ │ - bl 22b50 │ │ │ │ - ldr r1, [pc, #384] @ 6e42c │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r4, [sp, #20] │ │ │ │ + str r1, [r5, #348] @ 0x15c │ │ │ │ + bl 22aac │ │ │ │ + ldr r1, [pc, #300] @ 71248 │ │ │ │ mov r2, r6 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r4 │ │ │ │ - bl 72804 │ │ │ │ + bl 757f0 │ │ │ │ ldr r8, [r5, #180] @ 0xb4 │ │ │ │ - mov r1, #3 │ │ │ │ mov r9, r0 │ │ │ │ + mov r1, #3 │ │ │ │ mov r0, r8 │ │ │ │ - bl 229f4 │ │ │ │ - mov r2, r9 │ │ │ │ + bl 22950 │ │ │ │ mov r1, r0 │ │ │ │ + mov r2, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl 21860 │ │ │ │ - mov r1, r4 │ │ │ │ + bl 217c8 │ │ │ │ ldr r0, [r5, #180] @ 0xb4 │ │ │ │ - bl 728c0 │ │ │ │ + mov r1, r4 │ │ │ │ + bl 758cc │ │ │ │ mov r1, #2 │ │ │ │ mov r8, r0 │ │ │ │ - bl 25598 │ │ │ │ - ldr r1, [pc, #300] @ 6e430 │ │ │ │ + bl 254c4 │ │ │ │ + ldr r1, [pc, #216] @ 7124c │ │ │ │ mov r2, r6 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, sl │ │ │ │ mov r3, r4 │ │ │ │ - bl 72780 │ │ │ │ + bl 75760 │ │ │ │ + mov r2, r0 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r4 │ │ │ │ - mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72780 │ │ │ │ + bl 75760 │ │ │ │ mov r1, r4 │ │ │ │ - bl 728c0 │ │ │ │ - ldr r1, [pc, #240] @ 6e434 │ │ │ │ - mov r2, r6 │ │ │ │ - add r1, pc, r1 │ │ │ │ + bl 758cc │ │ │ │ + ldr r1, [pc, #156] @ 71250 │ │ │ │ mov r9, r0 │ │ │ │ + mov r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r9 │ │ │ │ - bl 729b8 │ │ │ │ - ldr r1, [pc, #212] @ 6e438 │ │ │ │ + bl 759dc │ │ │ │ + ldr r1, [pc, #128] @ 71254 │ │ │ │ mov r2, r6 │ │ │ │ - add r1, pc, r1 │ │ │ │ str r0, [r5, #352] @ 0x160 │ │ │ │ mov r0, r7 │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r9 │ │ │ │ - bl 729b8 │ │ │ │ - ldr r1, [pc, #184] @ 6e43c │ │ │ │ + bl 759dc │ │ │ │ + ldr r1, [pc, #100] @ 71258 │ │ │ │ mov r2, r6 │ │ │ │ - add r1, pc, r1 │ │ │ │ str r0, [r5, #356] @ 0x164 │ │ │ │ mov r0, r7 │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, sl │ │ │ │ mov r3, r4 │ │ │ │ - bl 72780 │ │ │ │ + bl 75760 │ │ │ │ + b 71288 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subsmi r0, r9, r0 │ │ │ │ + ldmibls r9, {r1, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ + svccc 0x00b99999 │ │ │ │ + andseq fp, r7, ip, lsr #20 │ │ │ │ + andeq r1, r0, r4, asr #12 │ │ │ │ + andseq fp, r7, r0, ror r9 │ │ │ │ + andeq r1, r0, r4, lsr #16 │ │ │ │ + andseq fp, r7, r4, asr #17 │ │ │ │ + strdeq r1, [r0], -r0 │ │ │ │ + andseq fp, r7, r8, lsr #16 │ │ │ │ + muleq r0, r0, r8 │ │ │ │ + @ instruction: 0x0017b6bc │ │ │ │ + andseq fp, r7, r4, lsr #14 │ │ │ │ + andseq fp, r7, r8, ror #13 │ │ │ │ + andseq fp, r7, r4, ror #13 │ │ │ │ + andseq fp, r7, r4, ror #13 │ │ │ │ + andseq fp, r7, r8, lsr #12 │ │ │ │ + @ instruction: 0x0017b5fc │ │ │ │ + andseq fp, r7, r0, ror #11 │ │ │ │ + mulseq r7, ip, r5 │ │ │ │ + andseq fp, r7, r8, ror #10 │ │ │ │ + andseq fp, r7, r0, asr r5 │ │ │ │ + @ instruction: 0x00001bb8 │ │ │ │ + andseq fp, r7, r8, lsl #10 │ │ │ │ + andseq fp, r7, ip, asr #9 │ │ │ │ + andseq fp, r7, ip, lsr #9 │ │ │ │ + andeq r1, r0, r0, lsr #13 │ │ │ │ + mov r2, r0 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r4 │ │ │ │ - mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72780 │ │ │ │ + bl 75760 │ │ │ │ mov r1, r4 │ │ │ │ - bl 728c0 │ │ │ │ + bl 758cc │ │ │ │ mov r1, #1 │ │ │ │ mov r9, r0 │ │ │ │ - bl 7293c │ │ │ │ - ldr r1, [pc, #108] @ 6e440 │ │ │ │ + bl 75954 │ │ │ │ + ldr r1, [pc, #-92] @ 7125c │ │ │ │ mov r2, r6 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r8 │ │ │ │ - bl 72878 │ │ │ │ + bl 75870 │ │ │ │ mov r0, r8 │ │ │ │ - b 6e45c │ │ │ │ - nop {0} │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subsmi r0, r9, r0 │ │ │ │ - ... │ │ │ │ - ldmibls r9, {r1, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ - svccc 0x00b99999 │ │ │ │ - andeq r1, r0, r8, asr r6 │ │ │ │ - andseq ip, r6, ip, lsl #11 │ │ │ │ - andeq r1, r0, r8, lsr r8 │ │ │ │ - andseq ip, r6, r0, ror #9 │ │ │ │ - andeq r1, r0, r4, lsl #24 │ │ │ │ - andseq ip, r6, r0, asr #8 │ │ │ │ - andeq r1, r0, r4, lsr #17 │ │ │ │ - andseq ip, r6, r0, ror #5 │ │ │ │ - andseq ip, r6, r8, asr #6 │ │ │ │ - andseq ip, r6, r0, lsl r3 │ │ │ │ - andseq ip, r6, ip, lsl #6 │ │ │ │ - andseq ip, r6, ip, lsl #6 │ │ │ │ - andseq ip, r6, r4, asr #5 │ │ │ │ - andseq ip, r6, ip, lsr #4 │ │ │ │ - andseq ip, r6, ip, lsl #4 │ │ │ │ - andseq ip, r6, r8, asr #3 │ │ │ │ - mulseq r6, r8, r1 │ │ │ │ - andseq ip, r6, r0, lsl #3 │ │ │ │ - andeq r1, r0, ip, asr #23 │ │ │ │ - bl 72d94 │ │ │ │ + bl 75e44 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r5, #360] @ 0x168 │ │ │ │ - bl 72ebc │ │ │ │ - mov r1, #1 │ │ │ │ + bl 75f8c │ │ │ │ mov r0, r9 │ │ │ │ - bl 7293c │ │ │ │ - ldr r1, [pc, #-60] @ 6e444 │ │ │ │ + mov r1, #1 │ │ │ │ + bl 75954 │ │ │ │ + ldr r1, [pc, #-152] @ 71260 │ │ │ │ mov r2, r6 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r8 │ │ │ │ - bl 72878 │ │ │ │ + bl 75870 │ │ │ │ mov r0, r8 │ │ │ │ - bl 72d94 │ │ │ │ + bl 75e44 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r5, #364] @ 0x16c │ │ │ │ - bl 72ebc │ │ │ │ - ldr r1, [pc, #-108] @ 6e448 │ │ │ │ + bl 75f8c │ │ │ │ + ldr r1, [pc, #-200] @ 71264 │ │ │ │ mov r2, r6 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r4 │ │ │ │ - bl 72804 │ │ │ │ + bl 757f0 │ │ │ │ ldr r8, [r5, #180] @ 0xb4 │ │ │ │ - mov r1, sl │ │ │ │ mov r9, r0 │ │ │ │ + mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ - bl 229f4 │ │ │ │ - mov r2, r9 │ │ │ │ + bl 22950 │ │ │ │ mov r1, r0 │ │ │ │ + mov r2, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl 21860 │ │ │ │ - mov r1, r4 │ │ │ │ + bl 217c8 │ │ │ │ ldr r0, [r5, #180] @ 0xb4 │ │ │ │ - bl 728c0 │ │ │ │ + mov r1, r4 │ │ │ │ + bl 758cc │ │ │ │ mov r1, #2 │ │ │ │ mov r8, r0 │ │ │ │ - bl 25598 │ │ │ │ - ldr r1, [pc, #-192] @ 6e44c │ │ │ │ + bl 254c4 │ │ │ │ + ldr r1, [pc, #-284] @ 71268 │ │ │ │ mov r2, r6 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, sl │ │ │ │ mov r3, r4 │ │ │ │ - bl 72780 │ │ │ │ + bl 75760 │ │ │ │ + mov r2, r0 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r4 │ │ │ │ - mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72780 │ │ │ │ + bl 75760 │ │ │ │ mov r1, r4 │ │ │ │ - bl 728c0 │ │ │ │ - ldr r1, [pc, #-252] @ 6e450 │ │ │ │ + bl 758cc │ │ │ │ + ldr r1, [pc, #-344] @ 7126c │ │ │ │ mov r2, r6 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r9 │ │ │ │ - bl 729b8 │ │ │ │ + bl 759dc │ │ │ │ mov r1, #1 │ │ │ │ str r0, [r5, #116] @ 0x74 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7293c │ │ │ │ - ldr r1, [pc, #-296] @ 6e454 │ │ │ │ - mov r2, r6 │ │ │ │ - add r1, pc, r1 │ │ │ │ + bl 75954 │ │ │ │ + ldr r1, [pc, #-388] @ 71270 │ │ │ │ mov r9, r0 │ │ │ │ + mov r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r9 │ │ │ │ - bl 72878 │ │ │ │ + bl 75870 │ │ │ │ + ldr r3, [pc, #-416] @ 71274 │ │ │ │ + vmov.i64 d5, #0x0000000000000000 │ │ │ │ vmov.f64 d3, #112 @ 0x3f800000 1.0 │ │ │ │ - ldr r3, [pc, #-328] @ 6e458 │ │ │ │ - vldr d5, [pc, #1012] @ 6e998 │ │ │ │ - ldr r3, [fp, r3] │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r3, [r3] │ │ │ │ + vmov.f64 d2, d8 │ │ │ │ vmov.f64 d4, d5 │ │ │ │ - vmov s15, r3 │ │ │ │ vmov.f64 d1, d5 │ │ │ │ - vmov.f64 d2, d8 │ │ │ │ + ldr r2, [fp, r3] │ │ │ │ + str r2, [sp, #52] @ 0x34 │ │ │ │ + ldr r2, [r2] │ │ │ │ + vmov s15, r2 │ │ │ │ + str r2, [sp, #24] │ │ │ │ + str r2, [r5, #368] @ 0x170 │ │ │ │ vcvt.f64.s32 d0, s15 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - str r3, [r5, #368] @ 0x170 │ │ │ │ - bl 25268 │ │ │ │ + bl 25194 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r4 │ │ │ │ str r0, [r5, #48] @ 0x30 │ │ │ │ - bl 72c38 │ │ │ │ - ldr r1, [pc, #980] @ 6e9b8 │ │ │ │ + bl 75cc8 │ │ │ │ + ldr r1, [pc, #-484] @ 71278 │ │ │ │ mov r2, r6 │ │ │ │ - add r1, pc, r1 │ │ │ │ str r0, [r5, #112] @ 0x70 │ │ │ │ mov r0, r7 │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, sl │ │ │ │ mov r3, r4 │ │ │ │ - bl 72780 │ │ │ │ + bl 75760 │ │ │ │ + mov r2, r0 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r4 │ │ │ │ - mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72780 │ │ │ │ + bl 75760 │ │ │ │ mov r1, r4 │ │ │ │ - bl 728c0 │ │ │ │ - ldr r1, [pc, #916] @ 6e9bc │ │ │ │ + bl 758cc │ │ │ │ + ldr r1, [pc, #-548] @ 7127c │ │ │ │ mov r2, r6 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r9 │ │ │ │ - bl 729b8 │ │ │ │ + bl 759dc │ │ │ │ mov r1, #1 │ │ │ │ str r0, [r5, #72] @ 0x48 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7293c │ │ │ │ - ldr r1, [pc, #872] @ 6e9c0 │ │ │ │ - mov r2, r6 │ │ │ │ - add r1, pc, r1 │ │ │ │ + bl 75954 │ │ │ │ + ldr r1, [pc, #-592] @ 71280 │ │ │ │ mov r9, r0 │ │ │ │ + mov r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r9 │ │ │ │ - bl 72878 │ │ │ │ + bl 75870 │ │ │ │ + ldr r3, [pc, #-620] @ 71284 │ │ │ │ + vmov.i64 d5, #0x0000000000000000 │ │ │ │ vmov.f64 d3, #112 @ 0x3f800000 1.0 │ │ │ │ - ldr r3, [pc, #840] @ 6e9c4 │ │ │ │ - vldr d4, [pc, #800] @ 6e9a0 │ │ │ │ - ldr r3, [fp, r3] │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - ldr r3, [r3] │ │ │ │ + vldr d4, [pc, #1004] @ 718e8 │ │ │ │ + vldr d2, [pc, #1008] @ 718f0 │ │ │ │ + ldr r2, [fp, r3] │ │ │ │ vmov.f64 d1, d4 │ │ │ │ - vmov s15, r3 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - vldr d5, [pc, #764] @ 6e998 │ │ │ │ + str r2, [sp, #44] @ 0x2c │ │ │ │ + ldr r2, [r2] │ │ │ │ + vmov s15, r2 │ │ │ │ + str r2, [sp, #24] │ │ │ │ vcvt.f64.s32 d0, s15 │ │ │ │ - vldr d2, [pc, #772] @ 6e9a8 │ │ │ │ - bl 25268 │ │ │ │ + bl 25194 │ │ │ │ vmov.f64 d0, #112 @ 0x3f800000 1.0 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r5, #372] @ 0x174 │ │ │ │ - bl 22430 │ │ │ │ + bl 2238c │ │ │ │ str r0, [r5, #76] @ 0x4c │ │ │ │ - bl 23444 │ │ │ │ + bl 23388 │ │ │ │ mov r3, #1 │ │ │ │ - mov r2, r3 │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp] │ │ │ │ ldr r1, [r5, #76] @ 0x4c │ │ │ │ - bl 2396c │ │ │ │ - ldr r3, [pc, #748] @ 6e9c8 │ │ │ │ + mov r2, r3 │ │ │ │ + bl 238a4 │ │ │ │ + ldr r3, [pc, #940] @ 71900 │ │ │ │ mov r2, r6 │ │ │ │ + mov r0, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r3 │ │ │ │ - mov r0, r7 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, sl │ │ │ │ mov r3, #1 │ │ │ │ - bl 72780 │ │ │ │ + bl 75760 │ │ │ │ + mov r2, r0 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r4 │ │ │ │ - mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72780 │ │ │ │ + bl 75760 │ │ │ │ mov r1, r4 │ │ │ │ - bl 728c0 │ │ │ │ - ldr r1, [pc, #680] @ 6e9cc │ │ │ │ - mov r2, r6 │ │ │ │ - add r1, pc, r1 │ │ │ │ + bl 758cc │ │ │ │ + ldr r1, [pc, #872] @ 71904 │ │ │ │ mov r9, r0 │ │ │ │ + mov r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r9 │ │ │ │ - bl 729b8 │ │ │ │ - ldr r1, [pc, #652] @ 6e9d0 │ │ │ │ + bl 759dc │ │ │ │ + ldr r1, [pc, #844] @ 71908 │ │ │ │ mov r2, r6 │ │ │ │ - add r1, pc, r1 │ │ │ │ str r0, [r5, #64] @ 0x40 │ │ │ │ mov r0, r7 │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r9 │ │ │ │ - bl 729b8 │ │ │ │ - ldr r1, [pc, #624] @ 6e9d4 │ │ │ │ + bl 759dc │ │ │ │ + ldr r1, [pc, #816] @ 7190c │ │ │ │ mov r2, r6 │ │ │ │ - add r1, pc, r1 │ │ │ │ str r0, [r5, #376] @ 0x178 │ │ │ │ mov r0, r7 │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r9 │ │ │ │ - bl 729b8 │ │ │ │ - ldr r1, [pc, #596] @ 6e9d8 │ │ │ │ + bl 759dc │ │ │ │ + ldr r1, [pc, #788] @ 71910 │ │ │ │ mov r2, r6 │ │ │ │ - add r1, pc, r1 │ │ │ │ str r0, [r5, #380] @ 0x17c │ │ │ │ mov r0, r7 │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r9 │ │ │ │ - bl 729b8 │ │ │ │ - ldr r1, [pc, #568] @ 6e9dc │ │ │ │ + bl 759dc │ │ │ │ + ldr r1, [pc, #760] @ 71914 │ │ │ │ mov r2, r6 │ │ │ │ - add r1, pc, r1 │ │ │ │ str r0, [r5, #384] @ 0x180 │ │ │ │ mov r0, r7 │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r9 │ │ │ │ - bl 729b8 │ │ │ │ - ldr r1, [pc, #540] @ 6e9e0 │ │ │ │ + bl 759dc │ │ │ │ + ldr r1, [pc, #732] @ 71918 │ │ │ │ mov r2, r6 │ │ │ │ - add r1, pc, r1 │ │ │ │ str r0, [r5, #388] @ 0x184 │ │ │ │ mov r0, r7 │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r9 │ │ │ │ - bl 729b8 │ │ │ │ - ldr r1, [pc, #512] @ 6e9e4 │ │ │ │ + bl 759dc │ │ │ │ + ldr r1, [pc, #704] @ 7191c │ │ │ │ mov r2, r6 │ │ │ │ - add r1, pc, r1 │ │ │ │ str r0, [r5, #392] @ 0x188 │ │ │ │ mov r0, r7 │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r9 │ │ │ │ - bl 729b8 │ │ │ │ - ldr r1, [pc, #484] @ 6e9e8 │ │ │ │ + bl 759dc │ │ │ │ + ldr r1, [pc, #676] @ 71920 │ │ │ │ mov r2, r6 │ │ │ │ - add r1, pc, r1 │ │ │ │ str r0, [r5, #396] @ 0x18c │ │ │ │ mov r0, r7 │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r9 │ │ │ │ - bl 729b8 │ │ │ │ + bl 759dc │ │ │ │ str r0, [r5, #400] @ 0x190 │ │ │ │ mov r0, r9 │ │ │ │ - bl 72b88 │ │ │ │ - ldr r1, [pc, #444] @ 6e9ec │ │ │ │ + bl 75c00 │ │ │ │ + ldr r1, [pc, #636] @ 71924 │ │ │ │ mov r2, r6 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r9 │ │ │ │ - bl 729b8 │ │ │ │ + bl 759dc │ │ │ │ mov r1, #1 │ │ │ │ str r0, [r5, #80] @ 0x50 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7293c │ │ │ │ - ldr r1, [pc, #404] @ 6e9f0 │ │ │ │ + bl 75954 │ │ │ │ + ldr r1, [pc, #596] @ 71928 │ │ │ │ mov r2, r6 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r8 │ │ │ │ - bl 72878 │ │ │ │ + bl 75870 │ │ │ │ + vmov.i64 d5, #0x0000000000000000 │ │ │ │ + vldr d2, [pc, #512] @ 718f8 │ │ │ │ vmov.f64 d4, #36 @ 0x41200000 10.0 │ │ │ │ vmov.f64 d3, #112 @ 0x3f800000 1.0 │ │ │ │ - vldr d5, [pc, #276] @ 6e998 │ │ │ │ - vldr d2, [pc, #296] @ 6e9b0 │ │ │ │ vmov.f64 d0, d5 │ │ │ │ vmov.f64 d1, d5 │ │ │ │ - bl 25268 │ │ │ │ + bl 25194 │ │ │ │ vmov.f64 d0, #112 @ 0x3f800000 1.0 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r5, #404] @ 0x194 │ │ │ │ - bl 22430 │ │ │ │ + bl 2238c │ │ │ │ str r0, [r5, #84] @ 0x54 │ │ │ │ - bl 23444 │ │ │ │ + bl 23388 │ │ │ │ mov r3, #1 │ │ │ │ - mov r2, r3 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp] │ │ │ │ ldr r1, [r5, #84] @ 0x54 │ │ │ │ - bl 2396c │ │ │ │ + mov r2, r3 │ │ │ │ + bl 238a4 │ │ │ │ mov r0, r9 │ │ │ │ - bl 72b88 │ │ │ │ + bl 75c00 │ │ │ │ mov r1, #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r1 │ │ │ │ - bl 223c4 │ │ │ │ + bl 22320 │ │ │ │ mov r8, r0 │ │ │ │ - bl 23444 │ │ │ │ + bl 23388 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r9 │ │ │ │ + str r4, [sp] │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ - str r4, [sp] │ │ │ │ - bl 2396c │ │ │ │ - ldr r1, [pc, #244] @ 6e9f4 │ │ │ │ + bl 238a4 │ │ │ │ + ldr r1, [pc, #436] @ 7192c │ │ │ │ mov r2, r6 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 248f0 │ │ │ │ - mov r1, r4 │ │ │ │ - bl 72878 │ │ │ │ mov r9, #1 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ + mov r1, r4 │ │ │ │ + bl 75870 │ │ │ │ + mov r1, r0 │ │ │ │ mov r3, r9 │ │ │ │ - mov r2, r4 │ │ │ │ stm sp, {r4, r9, sl} │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str r4, [sp, #16] │ │ │ │ - str r4, [sp, #12] │ │ │ │ - mov r1, r0 │ │ │ │ + mov r2, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 22b50 │ │ │ │ - bl 24938 │ │ │ │ + str r4, [sp, #12] │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r4, [sp, #20] │ │ │ │ + bl 22aac │ │ │ │ + bl 24864 │ │ │ │ str r0, [r5, #408] @ 0x198 │ │ │ │ - bl 23444 │ │ │ │ + bl 23388 │ │ │ │ mov r3, #2 │ │ │ │ mov r2, r9 │ │ │ │ + stm sp, {r4, r9} │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #8] │ │ │ │ - stm sp, {r4, r9} │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str r4, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r4, [sp, #20] │ │ │ │ ldr r1, [r5, #408] @ 0x198 │ │ │ │ - bl 22b50 │ │ │ │ - ldr r1, [pc, #128] @ 6e9f8 │ │ │ │ + bl 22aac │ │ │ │ + ldr r1, [pc, #320] @ 71930 │ │ │ │ mov r2, r6 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r4 │ │ │ │ - bl 72878 │ │ │ │ - mov r3, r9 │ │ │ │ - b 6eb9c │ │ │ │ - nop {0} │ │ │ │ - ... │ │ │ │ - submi r0, r0, r0 │ │ │ │ - @ instruction: 0xffc00000 │ │ │ │ - ldrshmi pc, [pc, #255] @ 6eab3 @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - sbcmi r8, r3, r0, lsl #16 │ │ │ │ - andseq ip, r6, r8, lsr r1 │ │ │ │ - ldrsheq ip, [r6], -ip @ │ │ │ │ - ldrsbeq ip, [r6], -ip @ │ │ │ │ - @ instruction: 0x000016b4 │ │ │ │ - andseq ip, r6, r4, rrx │ │ │ │ - andseq ip, r6, r4, lsr #32 │ │ │ │ - andseq ip, r6, r4, lsr #32 │ │ │ │ - andseq ip, r6, r8, lsl r0 │ │ │ │ - andseq ip, r6, r0, lsl r0 │ │ │ │ - andseq ip, r6, r8 │ │ │ │ - @ instruction: 0x0016bff8 │ │ │ │ - @ instruction: 0x0016bff4 │ │ │ │ - @ instruction: 0x0016bff0 │ │ │ │ - @ instruction: 0x0016bfd8 │ │ │ │ - andseq fp, r6, r8, asr #31 │ │ │ │ - andseq fp, r6, r0, lsr pc │ │ │ │ - andseq fp, r6, r4, asr #29 │ │ │ │ - @ instruction: 0x00166ed4 │ │ │ │ - andseq r7, r6, ip, ror #2 │ │ │ │ - andseq r6, r6, r4, lsr #29 │ │ │ │ - andeq r2, r0, ip, asr #24 │ │ │ │ - andseq r7, r6, r4, lsl r0 │ │ │ │ - muleq r0, r8, fp │ │ │ │ - andseq r6, r6, r0, lsr #28 │ │ │ │ - andeq r1, r0, r4, lsl #31 │ │ │ │ - @ instruction: 0xffffd77c │ │ │ │ - andseq r6, r6, r0, ror #31 │ │ │ │ - @ instruction: 0xffffce00 │ │ │ │ - andseq fp, r6, r0, ror #20 │ │ │ │ - @ instruction: 0xffffd510 │ │ │ │ - @ instruction: 0xffffd268 │ │ │ │ - @ instruction: 0xffffcf54 │ │ │ │ - andseq r7, r6, r4, lsr r0 │ │ │ │ - @ instruction: 0xffffccf0 │ │ │ │ - mulseq r6, r0, sp │ │ │ │ - andseq r6, r6, r4, lsr #23 │ │ │ │ - @ instruction: 0xffffd234 │ │ │ │ - eoreq r8, sp, ip, lsr #22 │ │ │ │ - andeq r1, r0, r4, ror #21 │ │ │ │ - andeq r1, r0, r0, lsl #25 │ │ │ │ - mlaeq sp, r8, r7, sp │ │ │ │ - andeq r1, r0, ip, lsr r7 │ │ │ │ - andeq r1, r0, r0, asr #23 │ │ │ │ - andeq r1, r0, ip, lsr #23 │ │ │ │ - andeq r1, r0, r8, lsr #15 │ │ │ │ - andeq r1, r0, r0, asr #12 │ │ │ │ - andseq sp, r5, r8, asr r8 │ │ │ │ - andseq r6, r6, ip, lsr #26 │ │ │ │ - andseq fp, r6, r4, ror #10 │ │ │ │ - andeq r1, r0, ip, lsr #11 │ │ │ │ - eoreq sp, sp, r0, ror #11 │ │ │ │ - strhteq sp, [sp], -r4 │ │ │ │ - andeq r1, r0, ip, lsr fp │ │ │ │ - mlaeq sp, ip, r5, sp │ │ │ │ - andeq r1, r0, r8, asr #21 │ │ │ │ - andeq r1, r0, r4, lsl #17 │ │ │ │ - eoreq sp, sp, r0, lsr r5 │ │ │ │ - andeq r1, r0, r4, ror #17 │ │ │ │ - eoreq sp, sp, ip, lsl #10 │ │ │ │ - strdeq sp, [sp], -ip @ │ │ │ │ - andeq r1, r0, r4, lsr #22 │ │ │ │ - eoreq sp, sp, ip, asr #9 │ │ │ │ - strdeq r1, [r0], -r4 │ │ │ │ - eoreq sp, sp, ip, lsl r4 │ │ │ │ - andeq r1, r0, r8, ror #16 │ │ │ │ - eoreq sp, sp, r0, lsl #8 │ │ │ │ - andeq r1, r0, r0, asr #15 │ │ │ │ - @ instruction: 0x00001ab0 │ │ │ │ - andeq r1, r0, r4, lsl #25 │ │ │ │ - andeq r1, r0, ip, lsl #11 │ │ │ │ - andeq r1, r0, ip, lsl #19 │ │ │ │ - andeq r1, r0, r8, asr #14 │ │ │ │ - andeq r1, r0, r4, ror #16 │ │ │ │ - andeq r1, r0, r0, ror #25 │ │ │ │ - eoreq sp, sp, ip, lsl r3 │ │ │ │ - andeq r1, r0, r8, lsr #18 │ │ │ │ - @ instruction: 0x001e98b6 │ │ │ │ - ldrdeq sp, [sp], -r8 @ │ │ │ │ - andseq sl, r6, r0, lsl fp │ │ │ │ - eoreq lr, fp, r0, ror r0 │ │ │ │ - eoreq sp, sp, r8, ror r2 │ │ │ │ - eoreq lr, fp, ip, lsr #32 │ │ │ │ - andseq r4, r6, r4, lsl #16 │ │ │ │ - eoreq sp, sp, r8, lsr r2 │ │ │ │ - andeq r1, r0, ip, lsr #26 │ │ │ │ - eoreq sp, sp, r8, lsl #4 │ │ │ │ - andseq sl, r6, r4, asr #20 │ │ │ │ - eoreq sp, fp, r4, lsr #31 │ │ │ │ - strhteq sp, [sp], -r0 │ │ │ │ - eoreq sp, fp, r0, ror #30 │ │ │ │ - andseq r4, r6, r8, lsr r7 │ │ │ │ - andeq r1, r0, r0, lsl #18 │ │ │ │ - andseq r9, lr, r6, lsr #14 │ │ │ │ - eoreq sp, sp, r0, asr #2 │ │ │ │ - andeq r1, r0, ip, asr #14 │ │ │ │ - eoreq sp, sp, r8, lsr #2 │ │ │ │ - ldrdeq r1, [r0], -r8 │ │ │ │ - andseq sl, r6, r4, ror #18 │ │ │ │ - andseq r4, r6, r4, lsr #13 │ │ │ │ - andeq r1, r0, ip, lsl #24 │ │ │ │ - andeq r1, r0, r0, lsr #23 │ │ │ │ - eoreq sp, sp, r0, rrx │ │ │ │ - eoreq sp, sp, ip, lsr r0 │ │ │ │ - andseq sl, r6, r0, lsl #17 │ │ │ │ - andseq r4, r6, r0, asr #11 │ │ │ │ - andeq r1, r0, r0, lsl #13 │ │ │ │ - @ instruction: 0x000018b0 │ │ │ │ - eoreq ip, sp, ip, ror pc │ │ │ │ - eoreq ip, sp, r8, asr pc │ │ │ │ - strdeq r1, [r0], -ip │ │ │ │ - andeq r1, r0, r0, ror #10 │ │ │ │ - @ instruction: 0x000019bc │ │ │ │ - muleq r0, ip, r9 │ │ │ │ - andeq r1, r0, r0, lsr #12 │ │ │ │ - andeq r1, r0, r0, lsr #19 │ │ │ │ - andeq r1, r0, r4, lsl r6 │ │ │ │ - andeq r1, r0, ip, ror #19 │ │ │ │ - eoreq ip, sp, r4, lsl #29 │ │ │ │ - andeq r1, r0, r4, lsr #26 │ │ │ │ - andeq r1, r0, r0, lsr sp │ │ │ │ - andeq r1, r0, r8, ror r7 │ │ │ │ - mov r2, r4 │ │ │ │ - str sl, [sp, #8] │ │ │ │ - str r9, [sp] │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str r4, [sp, #16] │ │ │ │ - str r4, [sp, #12] │ │ │ │ + bl 75870 │ │ │ │ + mov r3, #2 │ │ │ │ mov r1, r0 │ │ │ │ - mov r0, #2 │ │ │ │ - str r0, [sp, #4] │ │ │ │ + str r9, [sp] │ │ │ │ + mov r2, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 22b50 │ │ │ │ - bl 24938 │ │ │ │ + stmib sp, {r3, sl} │ │ │ │ + mov r3, r9 │ │ │ │ + str r4, [sp, #12] │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r4, [sp, #20] │ │ │ │ + bl 22aac │ │ │ │ + bl 24864 │ │ │ │ str r0, [r5, #412] @ 0x19c │ │ │ │ - bl 23444 │ │ │ │ + bl 23388 │ │ │ │ mov r3, #2 │ │ │ │ - str r3, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ - mov r2, r9 │ │ │ │ - str r6, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str r4, [sp, #16] │ │ │ │ + mov r2, r9 │ │ │ │ + stmib sp, {r3, r6} │ │ │ │ str r4, [sp, #12] │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r4, [sp, #20] │ │ │ │ ldr r1, [r5, #412] @ 0x19c │ │ │ │ - bl 22b50 │ │ │ │ - mov r2, r6 │ │ │ │ + bl 22aac │ │ │ │ ldr r1, [sp, #24] │ │ │ │ + mov r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r4 │ │ │ │ - bl 72804 │ │ │ │ + bl 757f0 │ │ │ │ ldr r8, [r5, #180] @ 0xb4 │ │ │ │ + mov r2, r0 │ │ │ │ mov r1, r6 │ │ │ │ - str r0, [sp, #24] │ │ │ │ + str r2, [sp, #24] │ │ │ │ mov r0, r8 │ │ │ │ - bl 229f4 │ │ │ │ + bl 22950 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 21860 │ │ │ │ + bl 217c8 │ │ │ │ ldr r8, [sp, #48] @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ - bl 72b88 │ │ │ │ + bl 75c00 │ │ │ │ mov r0, r8 │ │ │ │ - bl 72be0 │ │ │ │ - mov r1, sl │ │ │ │ + bl 75c64 │ │ │ │ mov r8, r0 │ │ │ │ - bl 21b18 │ │ │ │ + mov r1, sl │ │ │ │ + bl 21a80 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, #10 │ │ │ │ - bl 25598 │ │ │ │ - ldr r1, [pc, #-628] @ 6e9fc │ │ │ │ + bl 254c4 │ │ │ │ + ldr r1, [pc, #92] @ 71934 │ │ │ │ mov r2, r6 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ + b 71afc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + submi r0, r0, r0 │ │ │ │ + @ instruction: 0xffc00000 │ │ │ │ + ldrshmi pc, [pc, #255] @ 719fb @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + sbcmi r8, r3, r0, lsl #16 │ │ │ │ + andseq fp, r7, r8, lsr r4 │ │ │ │ + @ instruction: 0x0017b3f4 │ │ │ │ + @ instruction: 0x0017b3f4 │ │ │ │ + andseq fp, r7, r8, ror #7 │ │ │ │ + andseq fp, r7, r0, ror #7 │ │ │ │ + @ instruction: 0x0017b3d8 │ │ │ │ + andseq fp, r7, r8, asr #7 │ │ │ │ + andseq fp, r7, r4, asr #7 │ │ │ │ + andseq fp, r7, r0, asr #7 │ │ │ │ + andseq fp, r7, ip, lsr #7 │ │ │ │ + mulseq r7, r8, r3 │ │ │ │ + andseq fp, r7, r0, lsl #6 │ │ │ │ + mulseq r7, r8, r2 │ │ │ │ + @ instruction: 0x001764b8 │ │ │ │ + andseq r6, r7, r0, lsr r5 │ │ │ │ + andseq r6, r7, ip, ror r2 │ │ │ │ + andeq r2, r0, r8, lsl #25 │ │ │ │ + @ instruction: 0x001763d8 │ │ │ │ + andeq r1, r0, r4, lsl #23 │ │ │ │ + @ instruction: 0x001761f4 │ │ │ │ + andeq r1, r0, r0, lsr #31 │ │ │ │ + @ instruction: 0xffffd738 │ │ │ │ + andseq r6, r7, ip, lsr #7 │ │ │ │ + @ instruction: 0xffffcd00 │ │ │ │ + andseq sl, r7, ip, lsl lr │ │ │ │ + @ instruction: 0xffffd47c │ │ │ │ + @ instruction: 0xffffd184 │ │ │ │ + @ instruction: 0xffffce40 │ │ │ │ + @ instruction: 0x001763f0 │ │ │ │ + @ instruction: 0xffffcc14 │ │ │ │ + andseq r6, r7, ip, ror #2 │ │ │ │ + andseq r5, r7, r0, ror pc │ │ │ │ + @ instruction: 0xffffd1c4 │ │ │ │ + strhteq r5, [pc], -r0 │ │ │ │ + ldrdeq r1, [r0], -r0 │ │ │ │ + andeq r1, r0, ip, ror #24 │ │ │ │ + eoreq sl, pc, ip, lsl r9 @ │ │ │ │ + andeq r1, r0, r8, lsr #14 │ │ │ │ + andeq r1, r0, ip, lsr #23 │ │ │ │ + muleq r0, r8, fp │ │ │ │ + muleq r0, r4, r7 │ │ │ │ + andeq r1, r0, ip, lsr #12 │ │ │ │ + andseq ip, r6, r4, lsr #24 │ │ │ │ + ldrsheq r6, [r7], -r8 │ │ │ │ + andseq sl, r7, r0, lsr r9 │ │ │ │ + muleq r0, r8, r5 │ │ │ │ + eoreq sl, pc, r0, ror #14 │ │ │ │ + eoreq sl, pc, r8, lsr r7 @ │ │ │ │ + andeq r1, r0, r8, lsr #22 │ │ │ │ + eoreq sl, pc, r0, lsr #14 │ │ │ │ + @ instruction: 0x00001ab4 │ │ │ │ + andeq r1, r0, r0, ror r8 │ │ │ │ + strhteq sl, [pc], -r4 │ │ │ │ + ldrdeq r1, [r0], -r0 │ │ │ │ + mlaeq pc, r0, r6, sl @ │ │ │ │ + eoreq sl, pc, r0, lsl #13 │ │ │ │ + andeq r1, r0, r0, lsl fp │ │ │ │ + eoreq sl, pc, r8, asr #12 │ │ │ │ + andeq r1, r0, r0, ror #21 │ │ │ │ + mlaeq pc, ip, r5, sl @ │ │ │ │ + andeq r1, r0, r4, asr r8 │ │ │ │ + eoreq sl, pc, r4, lsl #11 │ │ │ │ + andeq r1, r0, ip, lsr #15 │ │ │ │ + muleq r0, ip, sl │ │ │ │ + andeq r1, r0, r0, ror ip │ │ │ │ + andeq r1, r0, r8, ror r5 │ │ │ │ + andeq r1, r0, r8, ror r9 │ │ │ │ + andeq r1, r0, r4, lsr r7 │ │ │ │ + andeq r1, r0, r0, asr r8 │ │ │ │ + andeq r1, r0, ip, asr #25 │ │ │ │ + mlaeq pc, ip, r4, sl @ │ │ │ │ + andeq r1, r0, r4, lsl r9 │ │ │ │ + andseq r8, pc, sl, lsl #25 │ │ │ │ + eoreq sl, pc, ip, asr r4 @ │ │ │ │ + @ instruction: 0x00179edc │ │ │ │ + strdeq fp, [sp], -ip @ │ │ │ │ + strdeq sl, [pc], -ip @ │ │ │ │ + strhteq fp, [sp], -r8 │ │ │ │ + @ instruction: 0x00173bdc │ │ │ │ + strhteq sl, [pc], -ip │ │ │ │ + andeq r1, r0, r8, lsl sp │ │ │ │ + eoreq sl, pc, ip, lsl #7 │ │ │ │ + andseq r9, r7, r4, lsl lr │ │ │ │ + eoreq fp, sp, r4, lsr r1 │ │ │ │ + eoreq sl, pc, r4, lsr r3 @ │ │ │ │ + eoreq fp, sp, ip, ror #1 │ │ │ │ + andseq r3, r7, r0, lsl fp │ │ │ │ + andeq r1, r0, ip, ror #17 │ │ │ │ + @ instruction: 0x001f8afa │ │ │ │ + eoreq sl, pc, r4, asr #5 │ │ │ │ + andeq r1, r0, r8, lsr r7 │ │ │ │ + eoreq sl, pc, ip, lsr #5 │ │ │ │ + andeq r1, r0, r4, asr #21 │ │ │ │ + andseq r9, r7, r4, lsr sp │ │ │ │ + andseq r3, r7, r8, ror sl │ │ │ │ + strdeq r1, [r0], -r8 │ │ │ │ + andeq r1, r0, ip, lsl #23 │ │ │ │ + eoreq sl, pc, r4, ror #3 │ │ │ │ + eoreq sl, pc, r0, asr #3 │ │ │ │ + andseq r9, r7, r0, asr ip │ │ │ │ + mulseq r7, r4, r9 │ │ │ │ + andeq r1, r0, ip, ror #12 │ │ │ │ + muleq r0, ip, r8 │ │ │ │ + eoreq sl, pc, r0, lsl #2 │ │ │ │ + ldrdeq sl, [pc], -ip @ │ │ │ │ + andeq r1, r0, r8, ror #21 │ │ │ │ + andeq r1, r0, ip, asr #10 │ │ │ │ + andeq r1, r0, r8, lsr #19 │ │ │ │ + andeq r1, r0, r8, lsl #19 │ │ │ │ + andeq r1, r0, ip, lsl #12 │ │ │ │ + andeq r1, r0, ip, lsl #19 │ │ │ │ + andeq r1, r0, r0, lsl #12 │ │ │ │ + ldrdeq r1, [r0], -r8 │ │ │ │ + eoreq sl, pc, r8 │ │ │ │ + andeq r1, r0, r0, lsl sp │ │ │ │ + andeq r1, r0, ip, lsl sp │ │ │ │ + andeq r1, r0, r4, ror #14 │ │ │ │ + eoreq r9, pc, r4, lsl #31 │ │ │ │ + ldrdeq r1, [r0], -ip │ │ │ │ + andeq r1, r0, r8, ror #22 │ │ │ │ + andeq r1, r0, r4, lsl #14 │ │ │ │ + eoreq r9, pc, r8, lsr pc @ │ │ │ │ + @ instruction: 0x00001bb4 │ │ │ │ + eoreq r9, pc, r4, lsl pc @ │ │ │ │ + eoreq fp, lr, ip, lsl r8 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + ldrdeq r9, [pc], -r4 @ │ │ │ │ mov r1, r8 │ │ │ │ - bl 72b54 │ │ │ │ - ldr r1, [pc, #-652] @ 6ea00 │ │ │ │ + bl 75bb8 │ │ │ │ + ldr r1, [pc, #-468] @ 71938 │ │ │ │ mov r2, r6 │ │ │ │ - add r1, pc, r1 │ │ │ │ str r0, [r5, #416] @ 0x1a0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 248f0 │ │ │ │ + ldr r7, [pc, #-480] @ 7193c │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r8 │ │ │ │ - bl 72b54 │ │ │ │ - ldr r7, [pc, #-680] @ 6ea04 │ │ │ │ - ldr r8, [sp, #28] │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r2, r8 │ │ │ │ + bl 75bb8 │ │ │ │ + ldr r8, [sp, #28] │ │ │ │ mov r1, r7 │ │ │ │ movw r3, #65293 @ 0xff0d │ │ │ │ str r0, [r5, #420] @ 0x1a4 │ │ │ │ stm sp, {r4, r9} │ │ │ │ ldr r0, [r5, #416] @ 0x1a0 │ │ │ │ - bl 21f08 │ │ │ │ + mov r2, r8 │ │ │ │ + bl 21e70 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ stm sp, {r4, r9} │ │ │ │ - movw r3, #65307 @ 0xff1b │ │ │ │ ldr r0, [r5, #420] @ 0x1a4 │ │ │ │ + movw r3, #65307 @ 0xff1b │ │ │ │ str r8, [sp, #28] │ │ │ │ - bl 21f08 │ │ │ │ - ldr r2, [pc, #-744] @ 6ea08 │ │ │ │ - ldr r1, [pc, #-744] @ 6ea0c │ │ │ │ mov r8, r5 │ │ │ │ + bl 21e70 │ │ │ │ + ldr r2, [pc, #-564] @ 71940 │ │ │ │ + mov r3, r4 │ │ │ │ + ldr r1, [pc, #-568] @ 71944 │ │ │ │ ldr r0, [r8, #68]! @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r3, r4 │ │ │ │ - str r4, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - bl 21938 │ │ │ │ - ldr r3, [pc, #-776] @ 6ea10 │ │ │ │ - ldr r1, [pc, #-776] @ 6ea14 │ │ │ │ - ldr r3, [fp, r3] │ │ │ │ - str r3, [sp, #24] │ │ │ │ - ldr r2, [sp, #24] │ │ │ │ + str r4, [sp, #4] │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 218a0 │ │ │ │ + ldr r2, [pc, #-592] @ 71948 │ │ │ │ mov r3, r8 │ │ │ │ + ldr r1, [pc, #-596] @ 7194c │ │ │ │ + ldr r8, [pc, #-596] @ 71950 │ │ │ │ + ldr r0, [fp, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ - str r4, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - ldr r0, [r5, #68] @ 0x44 │ │ │ │ - bl 21938 │ │ │ │ - ldr r8, [pc, #-812] @ 6ea18 │ │ │ │ - ldr r2, [pc, #-812] @ 6ea1c │ │ │ │ - ldr r1, [pc, #-812] @ 6ea20 │ │ │ │ - add r8, pc, r8 │ │ │ │ str r4, [sp, #4] │ │ │ │ + add r8, pc, r8 │ │ │ │ + mov r2, r0 │ │ │ │ + str r0, [sp, #24] │ │ │ │ + ldr r0, [r5, #68] @ 0x44 │ │ │ │ + bl 218a0 │ │ │ │ + ldr r2, [pc, #-632] @ 71954 │ │ │ │ str r4, [sp] │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #-636] @ 71958 │ │ │ │ + str r4, [sp, #4] │ │ │ │ ldr r3, [r5, #156] @ 0x9c │ │ │ │ - add r1, pc, r1 │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r0, [r5, #180] @ 0xb4 │ │ │ │ - bl 21938 │ │ │ │ - mov r2, r8 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 218a0 │ │ │ │ mov r1, r7 │ │ │ │ + mov r2, r8 │ │ │ │ + str r4, [sp] │ │ │ │ mov r3, r4 │ │ │ │ str r4, [sp, #4] │ │ │ │ - str r4, [sp] │ │ │ │ ldr r0, [r5, #148] @ 0x94 │ │ │ │ - bl 21938 │ │ │ │ + bl 218a0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ + str r4, [sp] │ │ │ │ mov r3, #2 │ │ │ │ str r4, [sp, #4] │ │ │ │ - str r4, [sp] │ │ │ │ ldr r0, [r5, #416] @ 0x1a0 │ │ │ │ - bl 21938 │ │ │ │ + bl 218a0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ + str r4, [sp] │ │ │ │ mov r3, #3 │ │ │ │ str r4, [sp, #4] │ │ │ │ - str r4, [sp] │ │ │ │ ldr r0, [r5, #420] @ 0x1a4 │ │ │ │ - bl 21938 │ │ │ │ + bl 218a0 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ + str r4, [sp] │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp, #4] │ │ │ │ - str r4, [sp] │ │ │ │ ldr r0, [r5, #160] @ 0xa0 │ │ │ │ - bl 21938 │ │ │ │ + bl 218a0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ - ldr r8, [pc, #-964] @ 6ea24 │ │ │ │ - ldr r7, [pc, #-964] @ 6ea28 │ │ │ │ + ldr r8, [pc, #-780] @ 7195c │ │ │ │ mov r3, r6 │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r4, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ + ldr r7, [pc, #-788] @ 71960 │ │ │ │ + str r4, [sp, #4] │ │ │ │ ldr r0, [r5, #300] @ 0x12c │ │ │ │ - bl 21938 │ │ │ │ + add r8, pc, r8 │ │ │ │ + bl 218a0 │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r2, r8 │ │ │ │ + str r4, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r4 │ │ │ │ str r4, [sp, #4] │ │ │ │ - str r4, [sp] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ - bl 21938 │ │ │ │ + bl 218a0 │ │ │ │ mov r2, r8 │ │ │ │ - ldr r8, [pc, #-1024] @ 6ea2c │ │ │ │ + ldr r8, [pc, #-840] @ 71964 │ │ │ │ mov r1, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ mov r3, r4 │ │ │ │ - str r4, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ + str r4, [sp, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ - bl 21938 │ │ │ │ - mov r2, r8 │ │ │ │ + bl 218a0 │ │ │ │ + add r8, pc, r8 │ │ │ │ mov r3, r9 │ │ │ │ + str r4, [sp] │ │ │ │ mov r1, r7 │ │ │ │ + mov r2, r8 │ │ │ │ str r4, [sp, #4] │ │ │ │ - str r4, [sp] │ │ │ │ ldr r0, [r5, #136] @ 0x88 │ │ │ │ - bl 21938 │ │ │ │ + bl 218a0 │ │ │ │ mov r2, r8 │ │ │ │ - ldr r8, [pc, #-1084] @ 6ea30 │ │ │ │ + ldr r8, [pc, #-900] @ 71968 │ │ │ │ mov r1, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ mov r3, #2 │ │ │ │ - str r4, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ + str r4, [sp, #4] │ │ │ │ ldr r0, [r5, #132] @ 0x84 │ │ │ │ - bl 21938 │ │ │ │ + bl 218a0 │ │ │ │ + add r8, pc, r8 │ │ │ │ mov r1, r7 │ │ │ │ - mov r2, r8 │ │ │ │ + str r4, [sp] │ │ │ │ mov r3, r4 │ │ │ │ + mov r2, r8 │ │ │ │ str r4, [sp, #4] │ │ │ │ - str r4, [sp] │ │ │ │ ldr r0, [r5, #60] @ 0x3c │ │ │ │ - bl 21938 │ │ │ │ + bl 218a0 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ + str r4, [sp] │ │ │ │ mov r2, r8 │ │ │ │ str r4, [sp, #4] │ │ │ │ - str r4, [sp] │ │ │ │ ldr r0, [r5, #188] @ 0xbc │ │ │ │ - bl 21938 │ │ │ │ + bl 218a0 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ + str r4, [sp] │ │ │ │ mov r2, r8 │ │ │ │ str r4, [sp, #4] │ │ │ │ - str r4, [sp] │ │ │ │ ldr r0, [r5, #196] @ 0xc4 │ │ │ │ - bl 21938 │ │ │ │ + bl 218a0 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #2 │ │ │ │ + str r4, [sp] │ │ │ │ mov r2, r8 │ │ │ │ str r4, [sp, #4] │ │ │ │ - str r4, [sp] │ │ │ │ ldr r0, [r5, #192] @ 0xc0 │ │ │ │ - bl 21938 │ │ │ │ + bl 218a0 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #3 │ │ │ │ + str r4, [sp] │ │ │ │ mov r2, r8 │ │ │ │ str r4, [sp, #4] │ │ │ │ - str r4, [sp] │ │ │ │ ldr r0, [r5, #64] @ 0x40 │ │ │ │ - bl 21938 │ │ │ │ - ldr r9, [pc, #-1252] @ 6ea34 │ │ │ │ - ldr r3, [pc, #-1252] @ 6ea38 │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r1, r3 │ │ │ │ - mov r2, r9 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - str r4, [sp, #4] │ │ │ │ + bl 218a0 │ │ │ │ + ldr r9, [pc, #-1068] @ 7196c │ │ │ │ mov r3, r4 │ │ │ │ str r4, [sp] │ │ │ │ + ldr r1, [pc, #-1076] @ 71970 │ │ │ │ + str r4, [sp, #4] │ │ │ │ ldr r0, [r5, #52] @ 0x34 │ │ │ │ - bl 21938 │ │ │ │ + add r9, pc, r9 │ │ │ │ + mov r2, r9 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [sp, #24] │ │ │ │ + bl 218a0 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r7 │ │ │ │ + str r4, [sp] │ │ │ │ mov r2, r8 │ │ │ │ str r4, [sp, #4] │ │ │ │ - str r4, [sp] │ │ │ │ ldr r0, [r5, #304] @ 0x130 │ │ │ │ - bl 21938 │ │ │ │ - ldr sl, [pc, #-1320] @ 6ea3c │ │ │ │ + bl 218a0 │ │ │ │ + ldr sl, [pc, #-1132] @ 71974 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r8 │ │ │ │ - str r4, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - ldr r6, [pc, #-1340] @ 6ea40 │ │ │ │ + ldr r6, [pc, #-1148] @ 71978 │ │ │ │ + str r4, [sp, #4] │ │ │ │ ldr r0, [r5, #308] @ 0x134 │ │ │ │ - bl 21938 │ │ │ │ + bl 218a0 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #6 │ │ │ │ + str r4, [sp] │ │ │ │ mov r2, r8 │ │ │ │ str r4, [sp, #4] │ │ │ │ - str r4, [sp] │ │ │ │ - ldr r0, [r5, #312] @ 0x138 │ │ │ │ - bl 21938 │ │ │ │ add r6, pc, r6 │ │ │ │ + ldr r0, [r5, #312] @ 0x138 │ │ │ │ add sl, pc, sl │ │ │ │ + bl 218a0 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #7 │ │ │ │ + str r4, [sp] │ │ │ │ mov r2, r8 │ │ │ │ str r4, [sp, #4] │ │ │ │ - str r4, [sp] │ │ │ │ ldr r0, [r5, #316] @ 0x13c │ │ │ │ - bl 21938 │ │ │ │ + bl 218a0 │ │ │ │ mov r1, r6 │ │ │ │ - mov r2, sl │ │ │ │ mov r3, #6 │ │ │ │ - str r4, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ + mov r2, sl │ │ │ │ + str r4, [sp, #4] │ │ │ │ ldr r0, [r5, #324] @ 0x144 │ │ │ │ - bl 21938 │ │ │ │ + bl 218a0 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #7 │ │ │ │ + str r4, [sp] │ │ │ │ mov r2, sl │ │ │ │ str r4, [sp, #4] │ │ │ │ - str r4, [sp] │ │ │ │ ldr r0, [r5, #332] @ 0x14c │ │ │ │ - bl 21938 │ │ │ │ + bl 218a0 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #8 │ │ │ │ + str r4, [sp] │ │ │ │ mov r2, sl │ │ │ │ str r4, [sp, #4] │ │ │ │ - str r4, [sp] │ │ │ │ ldr r0, [r5, #340] @ 0x154 │ │ │ │ - bl 21938 │ │ │ │ + bl 218a0 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #9 │ │ │ │ + str r4, [sp] │ │ │ │ mov r2, sl │ │ │ │ str r4, [sp, #4] │ │ │ │ - str r4, [sp] │ │ │ │ ldr r0, [r5, #348] @ 0x15c │ │ │ │ - bl 21938 │ │ │ │ + bl 218a0 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #8 │ │ │ │ + str r4, [sp] │ │ │ │ mov r2, r8 │ │ │ │ str r4, [sp, #4] │ │ │ │ - str r4, [sp] │ │ │ │ ldr r0, [r5, #72] @ 0x48 │ │ │ │ - bl 21938 │ │ │ │ + bl 218a0 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #9 │ │ │ │ + str r4, [sp] │ │ │ │ mov r2, r8 │ │ │ │ str r4, [sp, #4] │ │ │ │ - str r4, [sp] │ │ │ │ ldr r0, [r5, #80] @ 0x50 │ │ │ │ - bl 21938 │ │ │ │ + bl 218a0 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #10 │ │ │ │ + str r4, [sp] │ │ │ │ mov r2, r8 │ │ │ │ str r4, [sp, #4] │ │ │ │ - str r4, [sp] │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ - bl 21938 │ │ │ │ + bl 218a0 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #11 │ │ │ │ + str r4, [sp] │ │ │ │ mov r2, r8 │ │ │ │ str r4, [sp, #4] │ │ │ │ - str r4, [sp] │ │ │ │ ldr r0, [r5, #108] @ 0x6c │ │ │ │ - bl 21938 │ │ │ │ + bl 218a0 │ │ │ │ mov r1, r7 │ │ │ │ - mov r3, #12 │ │ │ │ mov r2, r8 │ │ │ │ - str r4, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ + mov r3, #12 │ │ │ │ + str r4, [sp, #4] │ │ │ │ ldr r0, [r5, #116] @ 0x74 │ │ │ │ - bl 21938 │ │ │ │ + bl 218a0 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r4 │ │ │ │ + str r4, [sp] │ │ │ │ mov r2, sl │ │ │ │ str r4, [sp, #4] │ │ │ │ - str r4, [sp] │ │ │ │ ldr r0, [r5, #56] @ 0x38 │ │ │ │ - bl 21938 │ │ │ │ + bl 218a0 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #1 │ │ │ │ + str r4, [sp] │ │ │ │ mov r2, sl │ │ │ │ str r4, [sp, #4] │ │ │ │ - str r4, [sp] │ │ │ │ ldr r0, [r5, #208] @ 0xd0 │ │ │ │ - bl 21938 │ │ │ │ + bl 218a0 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #2 │ │ │ │ + str r4, [sp] │ │ │ │ mov r2, sl │ │ │ │ str r4, [sp, #4] │ │ │ │ - str r4, [sp] │ │ │ │ ldr r0, [r5, #228] @ 0xe4 │ │ │ │ - bl 21938 │ │ │ │ + bl 218a0 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #3 │ │ │ │ + str r4, [sp] │ │ │ │ mov r2, sl │ │ │ │ str r4, [sp, #4] │ │ │ │ - str r4, [sp] │ │ │ │ ldr r0, [r5, #260] @ 0x104 │ │ │ │ - bl 21938 │ │ │ │ + bl 218a0 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #4 │ │ │ │ + str r4, [sp] │ │ │ │ mov r2, sl │ │ │ │ str r4, [sp, #4] │ │ │ │ - str r4, [sp] │ │ │ │ ldr r0, [r5, #268] @ 0x10c │ │ │ │ - bl 21938 │ │ │ │ + bl 218a0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ - mov r3, #1 │ │ │ │ mov r2, r9 │ │ │ │ - str r4, [sp, #4] │ │ │ │ + mov r3, #1 │ │ │ │ str r4, [sp] │ │ │ │ + str r4, [sp, #4] │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 21938 │ │ │ │ - ldr r7, [pc, #-1832] @ 6ea44 │ │ │ │ + bl 218a0 │ │ │ │ + ldr r7, [pc, #-1644] @ 7197c │ │ │ │ mov r1, r6 │ │ │ │ - ldr r6, [pc, #-1836] @ 6ea48 │ │ │ │ - mov r3, #10 │ │ │ │ mov r2, sl │ │ │ │ - add r6, pc, r6 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r4, [sp, #4] │ │ │ │ + mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ + ldr r6, [pc, #-1660] @ 71980 │ │ │ │ + str r4, [sp, #4] │ │ │ │ ldr r0, [r5, #112] @ 0x70 │ │ │ │ - bl 21938 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bl 218a0 │ │ │ │ + add r6, pc, r6 │ │ │ │ mov r3, r4 │ │ │ │ + str r4, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp, #4] │ │ │ │ - str r4, [sp] │ │ │ │ ldr r0, [r5, #144] @ 0x90 │ │ │ │ - bl 21938 │ │ │ │ + bl 218a0 │ │ │ │ mov r2, r6 │ │ │ │ - mov r3, #1 │ │ │ │ mov r1, r7 │ │ │ │ - str r4, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ + mov r3, #1 │ │ │ │ + str r4, [sp, #4] │ │ │ │ ldr r0, [r5, #156] @ 0x9c │ │ │ │ - bl 21938 │ │ │ │ - ldr r3, [pc, #-1924] @ 6ea4c │ │ │ │ + bl 218a0 │ │ │ │ + ldr r3, [pc, #-1736] @ 71984 │ │ │ │ ldr r0, [r5, #180] @ 0xb4 │ │ │ │ ldr r1, [pc, r3] │ │ │ │ - bl 2366c │ │ │ │ - ldr r0, [r5, #68] @ 0x44 │ │ │ │ + bl 235b0 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ - bl 22964 │ │ │ │ - ldr r3, [pc, #-1948] @ 6ea50 │ │ │ │ + ldr r0, [r5, #68] @ 0x44 │ │ │ │ + bl 228c0 │ │ │ │ + ldr r3, [pc, #-1760] @ 71988 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r0, [r3, #4] │ │ │ │ cmp r0, r4 │ │ │ │ - beq 6f204 │ │ │ │ + beq 72080 │ │ │ │ ldr r3, [r3, #1116] @ 0x45c │ │ │ │ cmp r3, #0 │ │ │ │ - bne 6fed4 │ │ │ │ - ldr r3, [pc, #-1976] @ 6ea54 │ │ │ │ - ldr r4, [pc, #-1976] @ 6ea58 │ │ │ │ + bne 72d68 │ │ │ │ + ldr r3, [pc, #-1788] @ 7198c │ │ │ │ + ldr r4, [pc, #-1788] @ 71990 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ add r4, pc, r4 │ │ │ │ - ldr r1, [r3] │ │ │ │ ldr r0, [r4, #192] @ 0xc0 │ │ │ │ - bl 24644 │ │ │ │ - ldr r3, [pc, #-1996] @ 6ea5c │ │ │ │ + ldr r1, [r3] │ │ │ │ + bl 2457c │ │ │ │ + ldr r3, [pc, #-1808] @ 71994 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ - bl 24644 │ │ │ │ - ldr r0, [r4, #108] @ 0x6c │ │ │ │ + bl 2457c │ │ │ │ ldr r5, [r4, #104] @ 0x68 │ │ │ │ - bl 24a34 │ │ │ │ + ldr r0, [r4, #108] @ 0x6c │ │ │ │ + bl 24960 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2261c │ │ │ │ + bl 22578 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [r4, #184] @ 0xb8 │ │ │ │ vldr s0, [r3] │ │ │ │ vcvt.f64.s32 d0, s0 │ │ │ │ - bl 236e4 │ │ │ │ - ldr r3, [pc, #-2056] @ 6ea60 │ │ │ │ + bl 2361c │ │ │ │ + ldr r3, [pc, #-1868] @ 71998 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ - bl 24644 │ │ │ │ - ldr r0, [r4, #60] @ 0x3c │ │ │ │ + bl 2457c │ │ │ │ ldr r5, [r4, #56] @ 0x38 │ │ │ │ - bl 24a34 │ │ │ │ + ldr r0, [r4, #60] @ 0x3c │ │ │ │ + bl 24960 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2261c │ │ │ │ - ldr r3, [pc, #-2096] @ 6ea64 │ │ │ │ + bl 22578 │ │ │ │ + ldr r3, [pc, #-1908] @ 7199c │ │ │ │ ldr r0, [r4, #188] @ 0xbc │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ - bl 24644 │ │ │ │ - ldr r3, [pc, #-2112] @ 6ea68 │ │ │ │ + bl 2457c │ │ │ │ + ldr r3, [pc, #-1924] @ 719a0 │ │ │ │ ldr r0, [r4, #196] @ 0xc4 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ - bl 24644 │ │ │ │ + bl 2457c │ │ │ │ ldr r0, [r4, #144] @ 0x90 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 6f2c4 │ │ │ │ - bl 22af0 │ │ │ │ - ldr r3, [pc, #-2144] @ 6ea6c │ │ │ │ + beq 72140 │ │ │ │ + bl 22a4c │ │ │ │ + ldr r3, [pc, #-1956] @ 719a4 │ │ │ │ ldr r6, [fp, r3] │ │ │ │ ldr r2, [r6] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 6fd3c │ │ │ │ - ldr r7, [pc, #-2160] @ 6ea70 │ │ │ │ - ldr r9, [pc, #-2160] @ 6ea74 │ │ │ │ - ldr sl, [pc, #-2160] @ 6ea78 │ │ │ │ + beq 72bcc │ │ │ │ + ldr r7, [pc, #-1972] @ 719a8 │ │ │ │ mvn r1, #0 │ │ │ │ + mov r8, #0 │ │ │ │ + ldr r9, [pc, #-1980] @ 719ac │ │ │ │ + str r1, [sp, #28] │ │ │ │ + ldr sl, [pc, #-1984] @ 719b0 │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ add sl, pc, sl │ │ │ │ - mov r8, #0 │ │ │ │ - str r1, [sp, #28] │ │ │ │ ldr r5, [r2] │ │ │ │ mov r1, r7 │ │ │ │ ldr r4, [r5, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - beq 6f3d8 │ │ │ │ + beq 72254 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - beq 6f3d8 │ │ │ │ + beq 72254 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - beq 6f3d8 │ │ │ │ - ldr r3, [pc, #-2252] @ 6ea7c │ │ │ │ + beq 72254 │ │ │ │ + ldr r3, [pc, #-2064] @ 719b4 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 6f3b4 │ │ │ │ + beq 72230 │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 601dc │ │ │ │ + bl 628e8 │ │ │ │ mov r1, #58 @ 0x3a │ │ │ │ mov r4, r0 │ │ │ │ - bl 60178 │ │ │ │ + bl 62880 │ │ │ │ cmp r0, #0 │ │ │ │ movne r3, #0 │ │ │ │ strbne r3, [r0] │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ - bl 60184 │ │ │ │ + bl 62890 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 6f3a8 │ │ │ │ + bne 72224 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r2, r8 │ │ │ │ str r2, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r4, [r5, #4] │ │ │ │ str r4, [sp, #68] @ 0x44 │ │ │ │ + add r1, sp, #68 @ 0x44 │ │ │ │ + add r8, r8, #1 │ │ │ │ ldr r3, [r5] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ - ldr r3, [pc, #-2376] @ 6ea80 │ │ │ │ - add r1, sp, #68 @ 0x44 │ │ │ │ + ldr r3, [pc, #-2196] @ 719b8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #144] @ 0x90 │ │ │ │ - add r8, r8, #1 │ │ │ │ - bl 23b88 │ │ │ │ + bl 23ac0 │ │ │ │ ldr r2, [r6, #4]! │ │ │ │ cmp r2, #0 │ │ │ │ - bne 6f2fc │ │ │ │ + bne 72178 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ cmp r1, #0 │ │ │ │ - blt 6fd3c │ │ │ │ - ldr r3, [pc, #-2420] @ 6ea84 │ │ │ │ + blt 72bcc │ │ │ │ + ldr r3, [pc, #-2232] @ 719bc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #144] @ 0x90 │ │ │ │ - bl 24a10 │ │ │ │ - ldr r3, [pc, #-2432] @ 6ea88 │ │ │ │ - ldr r4, [pc, #-2432] @ 6ea8c │ │ │ │ + bl 2493c │ │ │ │ + ldr r3, [pc, #-2244] @ 719c0 │ │ │ │ + ldr r4, [pc, #-2244] @ 719c4 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ add r4, pc, r4 │ │ │ │ - ldr r1, [r3] │ │ │ │ ldr r0, [r4, #212] @ 0xd4 │ │ │ │ - bl 24644 │ │ │ │ - ldr r3, [pc, #-2452] @ 6ea90 │ │ │ │ + ldr r1, [r3] │ │ │ │ + bl 2457c │ │ │ │ + ldr r3, [pc, #-2264] @ 719c8 │ │ │ │ ldr r0, [r4, #216] @ 0xd8 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ - bl 24644 │ │ │ │ + bl 2457c │ │ │ │ ldr r0, [r4, #136] @ 0x88 │ │ │ │ mov r1, #0 │ │ │ │ - bl 24644 │ │ │ │ + bl 2457c │ │ │ │ ldr r0, [r4, #132] @ 0x84 │ │ │ │ mov r1, #0 │ │ │ │ - bl 24644 │ │ │ │ - ldr r3, [pc, #-2492] @ 6ea94 │ │ │ │ + bl 2457c │ │ │ │ + ldr r3, [pc, #-2304] @ 719cc │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #1 │ │ │ │ - beq 6f470 │ │ │ │ + beq 722ec │ │ │ │ cmp r3, #2 │ │ │ │ - bne 6f484 │ │ │ │ + bne 72300 │ │ │ │ ldr r0, [r4, #132] @ 0x84 │ │ │ │ mov r1, #1 │ │ │ │ - bl 24644 │ │ │ │ - ldr r3, [pc, #-2528] @ 6ea98 │ │ │ │ + bl 2457c │ │ │ │ + ldr r3, [pc, #-2340] @ 719d0 │ │ │ │ mov r1, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #136] @ 0x88 │ │ │ │ - bl 24644 │ │ │ │ - ldr r3, [pc, #-2544] @ 6ea9c │ │ │ │ + bl 2457c │ │ │ │ + ldr r3, [pc, #-2356] @ 719d4 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ cmn r1, #1 │ │ │ │ - beq 6f4a8 │ │ │ │ - ldr r3, [pc, #-2560] @ 6eaa0 │ │ │ │ + beq 72324 │ │ │ │ + ldr r3, [pc, #-2372] @ 719d8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #220] @ 0xdc │ │ │ │ - bl 24644 │ │ │ │ - ldr r3, [pc, #-2572] @ 6eaa4 │ │ │ │ + bl 2457c │ │ │ │ + ldr r3, [pc, #-2384] @ 719dc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #156] @ 0x9c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 6f4c0 │ │ │ │ - bl 22af0 │ │ │ │ - ldr r3, [pc, #-2592] @ 6eaa8 │ │ │ │ + beq 7233c │ │ │ │ + bl 22a4c │ │ │ │ + ldr r3, [pc, #-2404] @ 719e0 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r8, [r3] │ │ │ │ cmp r8, #0 │ │ │ │ - beq 6fd20 │ │ │ │ - ldr r7, [pc, #-2608] @ 6eaac │ │ │ │ + beq 72bb0 │ │ │ │ + ldr r7, [pc, #-2420] @ 719e4 │ │ │ │ mov r4, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ mvn r9, #0 │ │ │ │ mov r5, #0 │ │ │ │ - b 6f4f8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 72374 │ │ │ │ ldr r8, [r4, #4]! │ │ │ │ cmp r8, #0 │ │ │ │ - beq 6f57c │ │ │ │ + beq 723f8 │ │ │ │ ldr r3, [r8, #12] │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #4 │ │ │ │ blx r3 │ │ │ │ cmp r0, #1 │ │ │ │ - bne 6f4ec │ │ │ │ - ldr r3, [pc, #-2664] @ 6eab0 │ │ │ │ + bne 72368 │ │ │ │ + ldr r3, [pc, #-2476] @ 719e8 │ │ │ │ ldr r6, [fp, r3] │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 6f54c │ │ │ │ + beq 723c8 │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r3, [r8] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ - bl 60184 │ │ │ │ + bl 62890 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 6f54c │ │ │ │ + bne 723c8 │ │ │ │ ldr r3, [r6] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r9, r5 │ │ │ │ ldr r3, [r8] │ │ │ │ + add r1, sp, #68 @ 0x44 │ │ │ │ + add r5, r5, #1 │ │ │ │ ldr r0, [r7, #156] @ 0x9c │ │ │ │ ldr r2, [r3, #4] │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ - add r1, sp, #68 @ 0x44 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ - bl 23b88 │ │ │ │ + bl 23ac0 │ │ │ │ ldr r8, [r4, #4]! │ │ │ │ - add r5, r5, #1 │ │ │ │ cmp r8, #0 │ │ │ │ - bne 6f4f8 │ │ │ │ + bne 72374 │ │ │ │ cmp r9, #0 │ │ │ │ - blt 6fd20 │ │ │ │ - ldr r3, [pc, #-2776] @ 6eab4 │ │ │ │ + blt 72bb0 │ │ │ │ + ldr r3, [pc, #-2588] @ 719ec │ │ │ │ mov r2, r8 │ │ │ │ + mov r1, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #156] @ 0x9c │ │ │ │ - mov r1, r9 │ │ │ │ - bl 24a10 │ │ │ │ - ldr r3, [pc, #-2796] @ 6eab8 │ │ │ │ - ldr r4, [pc, #-2796] @ 6eabc │ │ │ │ + bl 2493c │ │ │ │ + ldr r3, [pc, #-2608] @ 719f0 │ │ │ │ + ldr r4, [pc, #-2608] @ 719f4 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ add r4, pc, r4 │ │ │ │ - vldr d0, [r3] │ │ │ │ ldr r0, [r4, #232] @ 0xe8 │ │ │ │ - bl 236e4 │ │ │ │ - ldr r3, [pc, #-2816] @ 6eac0 │ │ │ │ + vldr d0, [r3] │ │ │ │ + bl 2361c │ │ │ │ + ldr r3, [pc, #-2628] @ 719f8 │ │ │ │ ldr r0, [r4, #280] @ 0x118 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ - bl 24644 │ │ │ │ - ldr r3, [pc, #-2832] @ 6eac4 │ │ │ │ + bl 2457c │ │ │ │ + ldr r3, [pc, #-2644] @ 719fc │ │ │ │ ldr r0, [r4, #284] @ 0x11c │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ - bl 24644 │ │ │ │ - ldr r3, [pc, #-2848] @ 6eac8 │ │ │ │ + bl 2457c │ │ │ │ + ldr r3, [pc, #-2660] @ 71a00 │ │ │ │ ldr r0, [r4, #288] @ 0x120 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ - bl 24644 │ │ │ │ - ldr r3, [pc, #-2864] @ 6eacc │ │ │ │ + bl 2457c │ │ │ │ + ldr r3, [pc, #-2676] @ 71a04 │ │ │ │ ldr r0, [r4, #292] @ 0x124 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ - bl 24644 │ │ │ │ - ldr r3, [pc, #-2880] @ 6ead0 │ │ │ │ + bl 2457c │ │ │ │ + ldr r3, [pc, #-2692] @ 71a08 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ - bl 24644 │ │ │ │ - ldr r3, [pc, #-2896] @ 6ead4 │ │ │ │ + bl 2457c │ │ │ │ + ldr r3, [pc, #-2708] @ 71a0c │ │ │ │ ldr r0, [r4, #8] │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ - bl 24644 │ │ │ │ - ldr r3, [pc, #-2912] @ 6ead8 │ │ │ │ + bl 2457c │ │ │ │ + ldr r3, [pc, #-2724] @ 71a10 │ │ │ │ ldr r0, [r4, #88] @ 0x58 │ │ │ │ ldr r5, [fp, r3] │ │ │ │ ldr r1, [r5] │ │ │ │ - bl 24644 │ │ │ │ + bl 2457c │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r0, [r4, #92] @ 0x5c │ │ │ │ - bl 24644 │ │ │ │ + bl 2457c │ │ │ │ vldr s15, [r5, #8] │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ vcvt.f64.s32 d0, s15 │ │ │ │ - bl 23930 │ │ │ │ + bl 23868 │ │ │ │ vldr s15, [r5, #12] │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ vcvt.f64.s32 d0, s15 │ │ │ │ - bl 23930 │ │ │ │ + bl 23868 │ │ │ │ ldr r5, [r5] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 6fd58 │ │ │ │ - ldr r3, [pc, #-2984] @ 6eadc │ │ │ │ + beq 72be8 │ │ │ │ + ldr r3, [pc, #-2796] @ 71a14 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ vldr s0, [r3] │ │ │ │ - ldr r3, [pc, #-2992] @ 6eae0 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r3, #272] @ 0x110 │ │ │ │ + ldr r3, [pc, #-2804] @ 71a18 │ │ │ │ vcvt.f64.f32 d0, s0 │ │ │ │ - bl 236e4 │ │ │ │ - ldr r2, [pc, #-3008] @ 6eae4 │ │ │ │ - ldr r3, [pc, #-3008] @ 6eae8 │ │ │ │ - ldr r2, [fp, r2] │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #3 │ │ │ │ - bhi 6f6dc │ │ │ │ - add r2, r2, r2 │ │ │ │ - ldrh r2, [r3, r2] │ │ │ │ - add pc, pc, r2, lsl #2 │ │ │ │ + ldr r0, [r3, #272] @ 0x110 │ │ │ │ + bl 2361c │ │ │ │ + ldr r3, [pc, #-2820] @ 71a1c │ │ │ │ + ldr r2, [pc, #-2820] @ 71a20 │ │ │ │ + ldr r3, [fp, r3] │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r3] │ │ │ │ + cmp r3, #3 │ │ │ │ + bhi 72558 │ │ │ │ + add r3, r3, r3 │ │ │ │ + ldrh r3, [r2, r3] │ │ │ │ + add pc, pc, r3, lsl #2 │ │ │ │ nop {0} │ │ │ │ - ldr r3, [pc, #-3044] @ 6eaec │ │ │ │ + ldr r3, [pc, #-2856] @ 71a24 │ │ │ │ mov r1, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #252] @ 0xfc │ │ │ │ - bl 24644 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ + bl 2457c │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ ldr r5, [r3] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 6fe04 │ │ │ │ - ldr r1, [pc, #-3076] @ 6eaf0 │ │ │ │ - ldr r6, [pc, #-3076] @ 6eaf4 │ │ │ │ + beq 72c94 │ │ │ │ + ldr r1, [pc, #-2888] @ 71a28 │ │ │ │ mov r0, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r6, pc, r6 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, r3 │ │ │ │ - b 6f720 │ │ │ │ + ldr r6, [pc, #-2900] @ 71a2c │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r6, pc, r6 │ │ │ │ + b 7259c │ │ │ │ add r4, r4, #1 │ │ │ │ ldr r1, [r6, r4, lsl #3] │ │ │ │ cmp r1, #0 │ │ │ │ - beq 6fddc │ │ │ │ + beq 72c6c │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 21df4 │ │ │ │ + bl 21d5c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 6f70c │ │ │ │ - ldr r3, [pc, #-3132] @ 6eaf8 │ │ │ │ + bne 72588 │ │ │ │ + ldr r3, [pc, #-2944] @ 71a30 │ │ │ │ ldr r0, [pc, r3] │ │ │ │ - bl 72eb8 │ │ │ │ - ldr r3, [pc, #-3140] @ 6eafc │ │ │ │ + bl 75f88 │ │ │ │ + ldr r3, [pc, #-2952] @ 71a34 │ │ │ │ + mov r5, r0 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #-2960] @ 71a38 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r4, lsl #3 │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - mov r5, r0 │ │ │ │ - ldr r0, [pc, #-3160] @ 6eb00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + bl 2481c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 24260 │ │ │ │ - ldr r4, [pc, #-3180] @ 6eb04 │ │ │ │ + bl 24198 │ │ │ │ + ldr r4, [pc, #-2992] @ 71a3c │ │ │ │ mov r1, #0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 2261c │ │ │ │ + bl 22578 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r1, #0 │ │ │ │ - bl 2261c │ │ │ │ - ldr r3, [pc, #-3208] @ 6eb08 │ │ │ │ + bl 22578 │ │ │ │ + ldr r3, [pc, #-3020] @ 71a40 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ - beq 6f7ac │ │ │ │ - ldr r3, [pc, #-3224] @ 6eb0c │ │ │ │ + beq 72628 │ │ │ │ + ldr r3, [pc, #-3036] @ 71a44 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #296] @ 0x128 │ │ │ │ - bl 24260 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ + bl 24198 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r5, [r3] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 6fdb4 │ │ │ │ - ldr r1, [pc, #-3252] @ 6eb10 │ │ │ │ - ldr r6, [pc, #-3252] @ 6eb14 │ │ │ │ + beq 72c44 │ │ │ │ + ldr r1, [pc, #-3064] @ 71a48 │ │ │ │ + mov r4, #0 │ │ │ │ + ldr r6, [pc, #-3068] @ 71a4c │ │ │ │ add r1, pc, r1 │ │ │ │ add r6, pc, r6 │ │ │ │ - mov r4, #0 │ │ │ │ - b 6f7e4 │ │ │ │ + b 72660 │ │ │ │ add r4, r4, #1 │ │ │ │ ldr r1, [r6, r4, lsl #3] │ │ │ │ cmp r1, #0 │ │ │ │ - beq 6fdc0 │ │ │ │ + beq 72c50 │ │ │ │ mov r0, r5 │ │ │ │ - bl 21df4 │ │ │ │ + bl 21d5c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 6f7d4 │ │ │ │ - ldr r3, [pc, #-3300] @ 6eb18 │ │ │ │ + bne 72650 │ │ │ │ + ldr r3, [pc, #-3112] @ 71a50 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #52] @ 0x34 │ │ │ │ - bl 72eb8 │ │ │ │ - ldr r3, [pc, #-3312] @ 6eb1c │ │ │ │ + bl 75f88 │ │ │ │ + ldr r3, [pc, #-3124] @ 71a54 │ │ │ │ + mov r5, r0 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #-3132] @ 71a58 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r4, lsl #3 │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - mov r5, r0 │ │ │ │ - ldr r0, [pc, #-3332] @ 6eb20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + bl 2481c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 24260 │ │ │ │ - ldr r2, [pc, #-3352] @ 6eb24 │ │ │ │ - ldr r3, [pc, #-3352] @ 6eb28 │ │ │ │ + bl 24198 │ │ │ │ + ldr r2, [pc, #-3164] @ 71a5c │ │ │ │ + ldr r3, [pc, #-3164] @ 71a60 │ │ │ │ ldr r2, [fp, r2] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #3 │ │ │ │ - bhi 6f874 │ │ │ │ + bhi 726f0 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop {0} │ │ │ │ - ldr r3, [pc, #-3388] @ 6eb2c │ │ │ │ + ldr r3, [pc, #-3200] @ 71a64 │ │ │ │ mov r1, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #316] @ 0x13c │ │ │ │ - bl 24644 │ │ │ │ - ldr r3, [pc, #-3404] @ 6eb30 │ │ │ │ - ldr r4, [pc, #-3404] @ 6eb34 │ │ │ │ + bl 2457c │ │ │ │ + ldr r3, [pc, #-3216] @ 71a68 │ │ │ │ + ldr r4, [pc, #-3216] @ 71a6c │ │ │ │ ldr r3, [fp, r3] │ │ │ │ add r4, pc, r4 │ │ │ │ - ldr r1, [r3] │ │ │ │ ldr r0, [r4, #352] @ 0x160 │ │ │ │ - bl 24644 │ │ │ │ - ldr r3, [pc, #-3424] @ 6eb38 │ │ │ │ + ldr r1, [r3] │ │ │ │ + bl 2457c │ │ │ │ + ldr r3, [pc, #-3236] @ 71a70 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ cmp r1, #1 │ │ │ │ - beq 6fdf8 │ │ │ │ - ldr r1, [pc, #-3440] @ 6eb3c │ │ │ │ - ldr r0, [pc, #-3440] @ 6eb40 │ │ │ │ - add r1, pc, r1 │ │ │ │ + beq 72c88 │ │ │ │ + ldr r1, [pc, #-3252] @ 71a74 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #-3256] @ 71a78 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, #0 │ │ │ │ - bl 23d2c │ │ │ │ - ldr r3, [pc, #-3468] @ 6eb44 │ │ │ │ + bl 23c64 │ │ │ │ + ldr r3, [pc, #-3280] @ 71a7c │ │ │ │ + mov r4, r0 │ │ │ │ + ldr r7, [r0] │ │ │ │ ldr r6, [fp, r3] │ │ │ │ ldr r5, [r6] │ │ │ │ cmp r5, #0 │ │ │ │ - ldr r7, [r0] │ │ │ │ - mov r4, r0 │ │ │ │ - beq 6fecc │ │ │ │ - ldr r3, [pc, #-3492] @ 6eb48 │ │ │ │ + beq 72d60 │ │ │ │ + ldr r3, [pc, #-3304] @ 71a80 │ │ │ │ ldr r8, [fp, r3] │ │ │ │ - ldr r3, [r5] │ │ │ │ mov r0, r4 │ │ │ │ + ldr r3, [r5] │ │ │ │ ldr r1, [r3] │ │ │ │ - bl 23d2c │ │ │ │ + bl 23c64 │ │ │ │ ldr r3, [r8] │ │ │ │ - cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ - beq 6f928 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 727a4 │ │ │ │ ldr r2, [r5] │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r1, [r2, #4] │ │ │ │ - bl 60184 │ │ │ │ + bl 62890 │ │ │ │ cmp r0, #0 │ │ │ │ ldreq r3, [r5] │ │ │ │ ldreq r7, [r3] │ │ │ │ ldr r5, [r6, #4]! │ │ │ │ cmp r5, #0 │ │ │ │ - bne 6f8ec │ │ │ │ + bne 72768 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 6f968 │ │ │ │ + beq 727e4 │ │ │ │ ldr r1, [r4] │ │ │ │ - ldr r6, [pc, #-3580] @ 6eb4c │ │ │ │ mov r5, r4 │ │ │ │ + ldr r6, [pc, #-3396] @ 71a84 │ │ │ │ add r6, pc, r6 │ │ │ │ - b 6f954 │ │ │ │ + b 727d0 │ │ │ │ ldr r1, [r5] │ │ │ │ ldr r0, [r6, #360] @ 0x168 │ │ │ │ - bl 2567c │ │ │ │ + bl 255a8 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ cmp r5, #0 │ │ │ │ - bne 6f950 │ │ │ │ - ldr r3, [pc, #-3616] @ 6eb50 │ │ │ │ + bne 727cc │ │ │ │ + ldr r3, [pc, #-3428] @ 71a88 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #360] @ 0x168 │ │ │ │ - bl 72eb8 │ │ │ │ + bl 75f88 │ │ │ │ mov r1, r7 │ │ │ │ - bl 24260 │ │ │ │ + bl 24198 │ │ │ │ mov r0, r4 │ │ │ │ - bl 24ea8 │ │ │ │ - ldr r1, [pc, #-3644] @ 6eb54 │ │ │ │ - ldr r0, [pc, #-3644] @ 6eb58 │ │ │ │ - add r1, pc, r1 │ │ │ │ + bl 24dd4 │ │ │ │ + ldr r1, [pc, #-3456] @ 71a8c │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #-3460] @ 71a90 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, #0 │ │ │ │ - bl 23d2c │ │ │ │ - ldr r3, [pc, #-3672] @ 6eb5c │ │ │ │ + bl 23c64 │ │ │ │ + ldr r3, [pc, #-3484] @ 71a94 │ │ │ │ + mov r4, r0 │ │ │ │ + ldr r7, [r0] │ │ │ │ ldr r6, [fp, r3] │ │ │ │ ldr r5, [r6] │ │ │ │ cmp r5, #0 │ │ │ │ - ldr r7, [r0] │ │ │ │ - mov r4, r0 │ │ │ │ - beq 6fec4 │ │ │ │ - ldr r3, [pc, #-3696] @ 6eb60 │ │ │ │ + beq 72d58 │ │ │ │ + ldr r3, [pc, #-3508] @ 71a98 │ │ │ │ ldr r8, [fp, r3] │ │ │ │ - ldr r3, [r5] │ │ │ │ mov r0, r4 │ │ │ │ + ldr r3, [r5] │ │ │ │ ldr r1, [r3] │ │ │ │ - bl 23d2c │ │ │ │ + bl 23c64 │ │ │ │ ldr r3, [r8] │ │ │ │ - cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ - beq 6fa0c │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 72888 │ │ │ │ ldr r2, [r5] │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r1, [r2, #4] │ │ │ │ - bl 60184 │ │ │ │ + bl 62890 │ │ │ │ cmp r0, #0 │ │ │ │ ldreq r3, [r5] │ │ │ │ ldreq r7, [r3] │ │ │ │ ldr r5, [r6, #4]! │ │ │ │ cmp r5, #0 │ │ │ │ - bne 6f9d0 │ │ │ │ + bne 7284c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 6fa4c │ │ │ │ + beq 728c8 │ │ │ │ ldr r1, [r4] │ │ │ │ - ldr r6, [pc, #-3784] @ 6eb64 │ │ │ │ mov r5, r4 │ │ │ │ + ldr r6, [pc, #-3600] @ 71a9c │ │ │ │ add r6, pc, r6 │ │ │ │ - b 6fa38 │ │ │ │ + b 728b4 │ │ │ │ ldr r1, [r5] │ │ │ │ ldr r0, [r6, #364] @ 0x16c │ │ │ │ - bl 2567c │ │ │ │ + bl 255a8 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ cmp r5, #0 │ │ │ │ - bne 6fa34 │ │ │ │ - ldr r5, [pc, #-3820] @ 6eb68 │ │ │ │ + bne 728b0 │ │ │ │ + ldr r5, [pc, #-3632] @ 71aa0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r5, #364] @ 0x16c │ │ │ │ - bl 72eb8 │ │ │ │ + bl 75f88 │ │ │ │ mov r1, r7 │ │ │ │ - bl 24260 │ │ │ │ + bl 24198 │ │ │ │ mov r0, r4 │ │ │ │ - bl 24ea8 │ │ │ │ - ldr r3, [pc, #-3848] @ 6eb6c │ │ │ │ + bl 24dd4 │ │ │ │ + ldr r3, [pc, #-3660] @ 71aa4 │ │ │ │ ldr r0, [r5, #116] @ 0x74 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ - bl 24644 │ │ │ │ - ldr r0, [r5, #116] @ 0x74 │ │ │ │ + bl 2457c │ │ │ │ ldr r4, [r5, #112] @ 0x70 │ │ │ │ - bl 24a34 │ │ │ │ + ldr r0, [r5, #116] @ 0x74 │ │ │ │ + bl 24960 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2261c │ │ │ │ - ldr r3, [pc, #-3888] @ 6eb70 │ │ │ │ + bl 22578 │ │ │ │ + ldr r3, [pc, #-3700] @ 71aa8 │ │ │ │ ldr r0, [r5, #376] @ 0x178 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ - bl 24644 │ │ │ │ - ldr r3, [pc, #-3904] @ 6eb74 │ │ │ │ + bl 2457c │ │ │ │ + ldr r3, [pc, #-3716] @ 71aac │ │ │ │ ldr r0, [r5, #380] @ 0x17c │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ - bl 24644 │ │ │ │ - ldr r3, [pc, #-3920] @ 6eb78 │ │ │ │ + bl 2457c │ │ │ │ + ldr r3, [pc, #-3732] @ 71ab0 │ │ │ │ ldr r0, [r5, #64] @ 0x40 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ clz r1, r1 │ │ │ │ lsr r1, r1, #5 │ │ │ │ - bl 24644 │ │ │ │ - ldr r3, [pc, #-3944] @ 6eb7c │ │ │ │ + bl 2457c │ │ │ │ + ldr r3, [pc, #-3756] @ 71ab4 │ │ │ │ ldr r0, [r5, #384] @ 0x180 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ - bl 24644 │ │ │ │ - ldr r3, [pc, #-3960] @ 6eb80 │ │ │ │ + bl 2457c │ │ │ │ + ldr r3, [pc, #-3772] @ 71ab8 │ │ │ │ ldr r0, [r5, #388] @ 0x184 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ - bl 24644 │ │ │ │ - ldr r3, [pc, #-3976] @ 6eb84 │ │ │ │ + bl 2457c │ │ │ │ + ldr r3, [pc, #-3788] @ 71abc │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r4, [r3, #1520] @ 0x5f0 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 6fd80 │ │ │ │ - ldr r3, [pc, #-3992] @ 6eb88 │ │ │ │ - ldr r4, [pc, #-3992] @ 6eb8c │ │ │ │ + beq 72c10 │ │ │ │ + ldr r3, [pc, #-3804] @ 71ac0 │ │ │ │ + ldr r4, [pc, #-3804] @ 71ac4 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ add r4, pc, r4 │ │ │ │ - ldr r1, [r3] │ │ │ │ ldr r0, [r4, #392] @ 0x188 │ │ │ │ - bl 24644 │ │ │ │ - ldr r3, [pc, #-4012] @ 6eb90 │ │ │ │ + ldr r1, [r3] │ │ │ │ + bl 2457c │ │ │ │ + ldr r3, [pc, #-3824] @ 71ac8 │ │ │ │ ldr r0, [r4, #400] @ 0x190 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ clz r1, r1 │ │ │ │ lsr r1, r1, #5 │ │ │ │ - bl 24644 │ │ │ │ - ldr r3, [pc, #-4036] @ 6eb94 │ │ │ │ + bl 2457c │ │ │ │ + ldr r3, [pc, #-3848] @ 71acc │ │ │ │ ldr r0, [r4, #396] @ 0x18c │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ - bl 24644 │ │ │ │ - mov r1, #0 │ │ │ │ + bl 2457c │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ - bl 24644 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 2457c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [r4, #372] @ 0x174 │ │ │ │ vldr s0, [r3] │ │ │ │ vcvt.f64.s32 d0, s0 │ │ │ │ - bl 236e4 │ │ │ │ - ldr r3, [pc, #-4084] @ 6eb98 │ │ │ │ + bl 2361c │ │ │ │ + ldr r3, [pc, #-3896] @ 71ad0 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ - bne 6fd10 │ │ │ │ + bne 72ba0 │ │ │ │ ldr r0, [r4, #76] @ 0x4c │ │ │ │ - bl 2261c │ │ │ │ - ldr r4, [pc, #920] @ 6ff40 │ │ │ │ + bl 22578 │ │ │ │ + ldr r4, [pc, #-3920] @ 71ad4 │ │ │ │ mov r1, #0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4, #80] @ 0x50 │ │ │ │ - bl 24644 │ │ │ │ - ldr r3, [pc, #904] @ 6ff44 │ │ │ │ + bl 2457c │ │ │ │ + ldr r3, [pc, #-3936] @ 71ad8 │ │ │ │ ldr r0, [r4, #404] @ 0x194 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ vldr s0, [r3] │ │ │ │ vcvt.f64.s32 d0, s0 │ │ │ │ - bl 236e4 │ │ │ │ - ldr r3, [pc, #884] @ 6ff48 │ │ │ │ + bl 2361c │ │ │ │ + ldr r3, [pc, #-3956] @ 71adc │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ - bne 6fd00 │ │ │ │ + bne 72b90 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ - bl 2261c │ │ │ │ - ldr r2, [pc, #860] @ 6ff4c │ │ │ │ - ldr r3, [pc, #860] @ 6ff50 │ │ │ │ + bl 22578 │ │ │ │ + ldr r2, [pc, #-3980] @ 71ae0 │ │ │ │ + ldr r3, [pc, #-3980] @ 71ae4 │ │ │ │ ldr r2, [fp, r2] │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [r2] │ │ │ │ ldr r0, [r3, #408] @ 0x198 │ │ │ │ + ldr r1, [r2] │ │ │ │ cmp r1, #0 │ │ │ │ - beq 6fd9c │ │ │ │ - bl 24260 │ │ │ │ - ldr r2, [pc, #832] @ 6ff54 │ │ │ │ - ldr r3, [pc, #832] @ 6ff58 │ │ │ │ + beq 72c2c │ │ │ │ + bl 24198 │ │ │ │ + ldr r2, [pc, #-4008] @ 71ae8 │ │ │ │ + ldr r3, [pc, #-4008] @ 71aec │ │ │ │ ldr r2, [fp, r2] │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [r2] │ │ │ │ ldr r0, [r3, #412] @ 0x19c │ │ │ │ + ldr r1, [r2] │ │ │ │ cmp r1, #0 │ │ │ │ - beq 6fda8 │ │ │ │ - bl 24260 │ │ │ │ - ldr r2, [pc, #804] @ 6ff5c │ │ │ │ - ldr r3, [pc, #804] @ 6ff60 │ │ │ │ + beq 72c38 │ │ │ │ + bl 24198 │ │ │ │ + ldr r2, [pc, #-4036] @ 71af0 │ │ │ │ + ldr r3, [pc, #-4036] @ 71af4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 6ff3c │ │ │ │ - ldr r3, [pc, #776] @ 6ff64 │ │ │ │ + bne 72dd0 │ │ │ │ + ldr r3, [pc, #-4064] @ 71af8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #68] @ 0x44 │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ vpop {d8-d9} │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 23444 │ │ │ │ - ldr r3, [pc, #752] @ 6ff68 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + ldr lr, [sp, #32] │ │ │ │ + add sp, sp, #36 @ 0x24 │ │ │ │ + b 23388 │ │ │ │ + ldr r3, [pc, #716] @ 72dd4 │ │ │ │ mov r1, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #304] @ 0x130 │ │ │ │ - bl 24644 │ │ │ │ - b 6f874 │ │ │ │ - ldr r3, [pc, #732] @ 6ff6c │ │ │ │ + bl 2457c │ │ │ │ + b 726f0 │ │ │ │ + ldr r3, [pc, #696] @ 72dd8 │ │ │ │ mov r1, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #312] @ 0x138 │ │ │ │ - bl 24644 │ │ │ │ - b 6f874 │ │ │ │ - ldr r3, [pc, #712] @ 6ff70 │ │ │ │ + bl 2457c │ │ │ │ + b 726f0 │ │ │ │ + ldr r3, [pc, #676] @ 72ddc │ │ │ │ mov r1, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #308] @ 0x134 │ │ │ │ - bl 24644 │ │ │ │ - b 6f874 │ │ │ │ - ldr r3, [pc, #692] @ 6ff74 │ │ │ │ + bl 2457c │ │ │ │ + b 726f0 │ │ │ │ + ldr r3, [pc, #656] @ 72de0 │ │ │ │ mov r1, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #248] @ 0xf8 │ │ │ │ - bl 24644 │ │ │ │ - b 6f6dc │ │ │ │ - ldr r3, [pc, #672] @ 6ff78 │ │ │ │ + bl 2457c │ │ │ │ + b 72558 │ │ │ │ + ldr r3, [pc, #636] @ 72de4 │ │ │ │ mov r1, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #244] @ 0xf4 │ │ │ │ - bl 24644 │ │ │ │ - b 6f6dc │ │ │ │ - ldr r3, [pc, #652] @ 6ff7c │ │ │ │ + bl 2457c │ │ │ │ + b 72558 │ │ │ │ + ldr r3, [pc, #616] @ 72de8 │ │ │ │ mov r1, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #240] @ 0xf0 │ │ │ │ - bl 24644 │ │ │ │ - b 6f6dc │ │ │ │ + bl 2457c │ │ │ │ + b 72558 │ │ │ │ ldr r0, [r4, #80] @ 0x50 │ │ │ │ mov r1, #1 │ │ │ │ - bl 24644 │ │ │ │ - b 6fbe8 │ │ │ │ + bl 2457c │ │ │ │ + b 72a64 │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ mov r1, #1 │ │ │ │ - bl 24644 │ │ │ │ - b 6fba0 │ │ │ │ - ldr r3, [pc, #600] @ 6ff80 │ │ │ │ + bl 2457c │ │ │ │ + b 72a1c │ │ │ │ + ldr r3, [pc, #564] @ 72dec │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #160] @ 0xa0 │ │ │ │ str r1, [r3, #152] @ 0x98 │ │ │ │ - bl 2261c │ │ │ │ - b 6f59c │ │ │ │ - ldr r3, [pc, #576] @ 6ff84 │ │ │ │ + bl 22578 │ │ │ │ + b 72418 │ │ │ │ + ldr r3, [pc, #540] @ 72df0 │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #148] @ 0x94 │ │ │ │ str r1, [r3, #140] @ 0x8c │ │ │ │ - bl 2261c │ │ │ │ - b 6f400 │ │ │ │ + bl 22578 │ │ │ │ + b 7227c │ │ │ │ ldr r0, [r4, #92] @ 0x5c │ │ │ │ mov r1, r5 │ │ │ │ - bl 2261c │ │ │ │ + bl 22578 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ mov r1, r5 │ │ │ │ - bl 2261c │ │ │ │ + bl 22578 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ mov r1, r5 │ │ │ │ - bl 2261c │ │ │ │ - b 6f67c │ │ │ │ + bl 22578 │ │ │ │ + b 724f8 │ │ │ │ ldr r0, [r5, #388] @ 0x184 │ │ │ │ mov r1, r4 │ │ │ │ - bl 24644 │ │ │ │ + bl 2457c │ │ │ │ ldr r0, [r5, #388] @ 0x184 │ │ │ │ mov r1, r4 │ │ │ │ - bl 2261c │ │ │ │ - b 6fb18 │ │ │ │ - ldr r1, [pc, #484] @ 6ff88 │ │ │ │ + bl 22578 │ │ │ │ + b 72994 │ │ │ │ + ldr r1, [pc, #448] @ 72df4 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 6fc08 │ │ │ │ - ldr r1, [pc, #476] @ 6ff8c │ │ │ │ + b 72a84 │ │ │ │ + ldr r1, [pc, #440] @ 72df8 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 6fc2c │ │ │ │ - ldr r5, [pc, #468] @ 6ff90 │ │ │ │ + b 72aa8 │ │ │ │ + ldr r5, [pc, #432] @ 72dfc │ │ │ │ add r5, pc, r5 │ │ │ │ - b 6f7bc │ │ │ │ - ldr r3, [pc, #460] @ 6ff94 │ │ │ │ + b 72638 │ │ │ │ + ldr r3, [pc, #424] @ 72e00 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #52] @ 0x34 │ │ │ │ - bl 72eb8 │ │ │ │ + bl 75f88 │ │ │ │ mov r1, r5 │ │ │ │ - bl 24260 │ │ │ │ - b 6f834 │ │ │ │ - ldr r3, [pc, #436] @ 6ff98 │ │ │ │ + bl 24198 │ │ │ │ + b 726b0 │ │ │ │ + ldr r3, [pc, #400] @ 72e04 │ │ │ │ ldr r0, [pc, r3] │ │ │ │ - bl 72eb8 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ + bl 75f88 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ ldr r1, [r3] │ │ │ │ - bl 24260 │ │ │ │ - b 6f768 │ │ │ │ + bl 24198 │ │ │ │ + b 725e4 │ │ │ │ ldr r0, [r4, #356] @ 0x164 │ │ │ │ - bl 24644 │ │ │ │ - b 6f8a4 │ │ │ │ - ldr r4, [pc, #400] @ 6ff9c │ │ │ │ + bl 2457c │ │ │ │ + b 72720 │ │ │ │ + ldr r4, [pc, #364] @ 72e08 │ │ │ │ mov r1, r5 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 24b24 │ │ │ │ - ldr r0, [r4, #4] │ │ │ │ + bl 24a50 │ │ │ │ ldr r6, [r4] │ │ │ │ - bl 24a34 │ │ │ │ + ldr r0, [r4, #4] │ │ │ │ + bl 24960 │ │ │ │ cmp r0, #0 │ │ │ │ movne r1, r5 │ │ │ │ - beq 6ff1c │ │ │ │ + beq 72db0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2261c │ │ │ │ - b 6f788 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ + bl 22578 │ │ │ │ + b 72604 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ - ldr r1, [r3] │ │ │ │ mov r2, #1 │ │ │ │ - bl 246d4 │ │ │ │ + ldr r1, [r3] │ │ │ │ + bl 2460c │ │ │ │ mov r4, r0 │ │ │ │ - b 6df60 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ + b 70dcc │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ mov r0, r9 │ │ │ │ - ldr r1, [r3] │ │ │ │ mov r2, #1 │ │ │ │ - bl 246d4 │ │ │ │ + ldr r1, [r3] │ │ │ │ + bl 2460c │ │ │ │ mov r9, r0 │ │ │ │ - b 6d8a4 │ │ │ │ - bl c8b74 │ │ │ │ - ldr r3, [pc, #288] @ 6ffa0 │ │ │ │ - ldr r4, [fp, r3] │ │ │ │ - ldr r3, [r4] │ │ │ │ + b 70728 │ │ │ │ + bl d0254 │ │ │ │ + ldr r2, [pc, #252] @ 72e0c │ │ │ │ + mov r3, r0 │ │ │ │ vmov s15, r0 │ │ │ │ - cmp r0, r3 │ │ │ │ - movlt r3, r0 │ │ │ │ - vcvt.f64.s32 d0, s15 │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ + ldr r4, [fp, r2] │ │ │ │ + ldr r2, [r4] │ │ │ │ + vcvt.f64.s32 d0, s15 │ │ │ │ + cmp r3, r2 │ │ │ │ + movge r3, r2 │ │ │ │ str r3, [r4] │ │ │ │ str r3, [r5, #368] @ 0x170 │ │ │ │ - bl 25634 │ │ │ │ + bl 25560 │ │ │ │ vldr s0, [r4] │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ vcvt.f64.s32 d0, s0 │ │ │ │ - bl 236e4 │ │ │ │ + bl 2361c │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ - bl 225b0 │ │ │ │ + bl 2250c │ │ │ │ ldr r4, [r5, #68] @ 0x44 │ │ │ │ - b 6c924 │ │ │ │ + b 6f7c8 │ │ │ │ mov r1, r7 │ │ │ │ - b 6fa24 │ │ │ │ + b 728a0 │ │ │ │ mov r1, r7 │ │ │ │ - b 6f940 │ │ │ │ - bl c8b74 │ │ │ │ + b 727bc │ │ │ │ + bl d0254 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ - ldr r3, [r4] │ │ │ │ vmov s15, r0 │ │ │ │ + ldr r3, [r4] │ │ │ │ cmp r0, r3 │ │ │ │ - movge r0, r3 │ │ │ │ vcvt.f64.s32 d0, s15 │ │ │ │ + movge r0, r3 │ │ │ │ str r0, [r4] │ │ │ │ str r0, [r5, #368] @ 0x170 │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ - bl 25634 │ │ │ │ + bl 25560 │ │ │ │ vldr s0, [r4] │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ vcvt.f64.s32 d0, s0 │ │ │ │ - bl 236e4 │ │ │ │ + bl 2361c │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ - bl 225b0 │ │ │ │ - b 6f204 │ │ │ │ + bl 2250c │ │ │ │ + b 72080 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 24a34 │ │ │ │ + bl 24960 │ │ │ │ clz r1, r0 │ │ │ │ lsr r1, r1, #5 │ │ │ │ - b 6fe30 │ │ │ │ + b 72cc0 │ │ │ │ cmp r5, #0 │ │ │ │ - bne 6ded4 │ │ │ │ - b 6df08 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq ip, sp, r0, lsl #28 │ │ │ │ - strdeq r1, [r0], -r0 │ │ │ │ - andeq r1, r0, ip, ror fp │ │ │ │ - andeq r1, r0, r8, lsl r7 │ │ │ │ - strhteq ip, [sp], -r4 │ │ │ │ - andeq r1, r0, r8, asr #23 │ │ │ │ - mlaeq sp, r0, sp, ip │ │ │ │ - eoreq lr, ip, r8, lsl #13 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq ip, sp, r0, asr sp │ │ │ │ - eoreq ip, sp, r0, lsr sp │ │ │ │ - eoreq ip, sp, r8, lsl sp │ │ │ │ - eoreq ip, sp, r0, lsl #26 │ │ │ │ - eoreq ip, sp, r8, ror #25 │ │ │ │ - ldrdeq ip, [sp], -r0 @ │ │ │ │ - strhteq ip, [sp], -r8 │ │ │ │ - eoreq ip, sp, r0, lsl #25 │ │ │ │ - eoreq ip, sp, r4, ror #24 │ │ │ │ - @ instruction: 0x0016aabc │ │ │ │ - @ instruction: 0x0016aabc │ │ │ │ - andseq sl, r6, r4, lsr #9 │ │ │ │ - eoreq ip, sp, r4, ror #23 │ │ │ │ - eoreq ip, sp, r8, asr #23 │ │ │ │ - mlaeq sp, ip, fp, ip │ │ │ │ - andeq r1, r0, ip, asr #23 │ │ │ │ + bne 70d40 │ │ │ │ + b 70d74 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eoreq r9, pc, r0, lsr #29 │ │ │ │ + eoreq r9, pc, r8, lsl #29 │ │ │ │ + eoreq r9, pc, r0, ror lr @ │ │ │ │ + eoreq r9, pc, r8, asr lr @ │ │ │ │ + eoreq r9, pc, r0, asr #28 │ │ │ │ + eoreq r9, pc, r8, lsr #28 │ │ │ │ + strdeq r9, [pc], -r0 @ │ │ │ │ + ldrdeq r9, [pc], -r4 @ │ │ │ │ + andseq r9, r7, ip, ror lr │ │ │ │ + andseq r9, r7, ip, ror lr │ │ │ │ + andseq r9, r7, r4, ror #16 │ │ │ │ + eoreq r9, pc, r4, asr sp @ │ │ │ │ + eoreq r9, pc, r8, lsr sp @ │ │ │ │ + eoreq r9, pc, ip, lsl #26 │ │ │ │ + @ instruction: 0x00001bb8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-32]! @ 0xffffffe0 │ │ │ │ sub ip, sp, ip │ │ │ │ - str r0, [ip, #4024] @ 0xfb8 │ │ │ │ - ldr r8, [pc, #2932] @ 70b30 │ │ │ │ - ldr r6, [pc, #2932] @ 70b34 │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r5, [r8, #176] @ 0xb0 │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + str sl, [sp, #24] │ │ │ │ + str lr, [sp, #28] │ │ │ │ + str r0, [ip, #4032] @ 0xfc0 │ │ │ │ + ldr r5, [pc, #2940] @ 739b4 │ │ │ │ + sub sp, sp, #32 │ │ │ │ + ldr r6, [pc, #2936] @ 739b8 │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r4, [r5, #176] @ 0xb0 │ │ │ │ add r6, pc, r6 │ │ │ │ - subs r0, r5, #0 │ │ │ │ - sub sp, sp, #36 @ 0x24 │ │ │ │ - beq 6ffe0 │ │ │ │ - add sp, sp, #36 @ 0x24 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 61a5c │ │ │ │ - bl 25304 │ │ │ │ - ldr r9, [pc, #2892] @ 70b38 │ │ │ │ - ldr r1, [pc, #2892] @ 70b3c │ │ │ │ - add r9, pc, r9 │ │ │ │ - mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ + subs r0, r4, #0 │ │ │ │ + beq 72e70 │ │ │ │ + add sp, sp, #32 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldr sl, [sp, #24] │ │ │ │ + ldr lr, [sp, #28] │ │ │ │ + add sp, sp, #32 │ │ │ │ + b 642c8 │ │ │ │ + ldr r9, [pc, #2884] @ 739bc │ │ │ │ mov sl, #1 │ │ │ │ - mov fp, #5 │ │ │ │ - mov r4, r0 │ │ │ │ + bl 25230 │ │ │ │ + ldr r1, [pc, #2876] @ 739c0 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r2, #5 │ │ │ │ + str r7, [r5, #176] @ 0xb0 │ │ │ │ + add r9, pc, r9 │ │ │ │ mov r0, r9 │ │ │ │ - str r4, [r8, #176] @ 0xb0 │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 2399c │ │ │ │ - ldr r0, [r8, #176] @ 0xb0 │ │ │ │ + mov r0, r7 │ │ │ │ + bl 238d4 │ │ │ │ + ldr r0, [r5, #176] @ 0xb0 │ │ │ │ mov r1, #1 │ │ │ │ - bl 21d7c │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r0, [r8, #176] @ 0xb0 │ │ │ │ - bl 21cb0 │ │ │ │ - ldr r2, [pc, #2820] @ 70b40 │ │ │ │ - ldr r1, [pc, #2820] @ 70b44 │ │ │ │ + bl 21ce4 │ │ │ │ + ldr r0, [r5, #176] @ 0xb0 │ │ │ │ + mov r1, r4 │ │ │ │ + bl 21c18 │ │ │ │ + ldr r2, [pc, #2812] @ 739c4 │ │ │ │ + ldr r1, [pc, #2812] @ 739c8 │ │ │ │ + ldr r0, [r5, #176] @ 0xb0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r8, #176] @ 0xb0 │ │ │ │ - bl 2489c │ │ │ │ - ldr r0, [r8, #176] @ 0xb0 │ │ │ │ - bl 23e40 │ │ │ │ - ldr r0, [r8, #176] @ 0xb0 │ │ │ │ - bl 619f0 │ │ │ │ - ldr r0, [r8, #176] @ 0xb0 │ │ │ │ - bl 72698 │ │ │ │ - mov r1, r5 │ │ │ │ - bl 728c0 │ │ │ │ - mov r2, r5 │ │ │ │ + bl 247c8 │ │ │ │ + ldr r0, [r5, #176] @ 0xb0 │ │ │ │ + bl 23d78 │ │ │ │ + ldr r0, [r5, #176] @ 0xb0 │ │ │ │ + bl 64238 │ │ │ │ + ldr r0, [r5, #176] @ 0xb0 │ │ │ │ + bl 75664 │ │ │ │ + mov r1, r4 │ │ │ │ + bl 758cc │ │ │ │ + mov r8, r0 │ │ │ │ + mov r2, r4 │ │ │ │ mov r1, #2 │ │ │ │ - mov r7, r0 │ │ │ │ mov r0, #3 │ │ │ │ - bl 223c4 │ │ │ │ - mov r4, r0 │ │ │ │ - bl 23444 │ │ │ │ + bl 22320 │ │ │ │ + mov r7, r0 │ │ │ │ + bl 23388 │ │ │ │ mov r3, #1 │ │ │ │ + mov r1, r7 │ │ │ │ + str r4, [sp] │ │ │ │ mov r2, r3 │ │ │ │ - mov r1, r4 │ │ │ │ - mov r0, r7 │ │ │ │ - str r5, [sp] │ │ │ │ - bl 2396c │ │ │ │ - ldr r1, [pc, #2720] @ 70b48 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 238a4 │ │ │ │ + ldr r1, [pc, #2712] @ 739cc │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 248f0 │ │ │ │ - mov r1, r5 │ │ │ │ - bl 72878 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ + mov r1, r4 │ │ │ │ + bl 75870 │ │ │ │ mov r3, #4 │ │ │ │ - mov r2, r5 │ │ │ │ + mov r1, r0 │ │ │ │ + stm sp, {r4, sl} │ │ │ │ + mov r2, r4 │ │ │ │ + mov r0, r7 │ │ │ │ str r3, [sp, #8] │ │ │ │ - str r5, [sp, #20] │ │ │ │ mov r3, sl │ │ │ │ - str r5, [sp, #16] │ │ │ │ - str r5, [sp, #12] │ │ │ │ - stm sp, {r5, sl} │ │ │ │ - mov r1, r0 │ │ │ │ + str r4, [sp, #12] │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r4, [sp, #20] │ │ │ │ + bl 22aac │ │ │ │ mov r0, r4 │ │ │ │ - bl 22b50 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 72d94 │ │ │ │ + bl 75e44 │ │ │ │ + mov r1, r0 │ │ │ │ + mov r2, sl │ │ │ │ + stm sp, {r4, sl} │ │ │ │ + mov sl, #5 │ │ │ │ mov r3, #2 │ │ │ │ + str r4, [sp, #12] │ │ │ │ + mov r0, r7 │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r4, [sp, #20] │ │ │ │ + str r1, [r5, #164] @ 0xa4 │ │ │ │ + str sl, [sp, #8] │ │ │ │ + bl 22aac │ │ │ │ + ldr r1, [pc, #2588] @ 739d0 │ │ │ │ mov r2, sl │ │ │ │ - str r0, [r8, #164] @ 0xa4 │ │ │ │ - mov r1, r0 │ │ │ │ - str r5, [sp, #20] │ │ │ │ - mov r0, r4 │ │ │ │ - str r5, [sp, #16] │ │ │ │ - str r5, [sp, #12] │ │ │ │ - str r5, [sp] │ │ │ │ - strd sl, [sp, #4] │ │ │ │ - bl 22b50 │ │ │ │ - ldr r1, [pc, #2600] @ 70b4c │ │ │ │ - mov r2, fp │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 23d2c │ │ │ │ - ldr r5, [r8, #140] @ 0x8c │ │ │ │ - ldrb r3, [r5] │ │ │ │ - cmp r3, #111 @ 0x6f │ │ │ │ + mov r0, r4 │ │ │ │ + bl 23c64 │ │ │ │ + ldr r4, [r5, #140] @ 0x8c │ │ │ │ mov r9, r0 │ │ │ │ - bne 701e8 │ │ │ │ - ldrb r3, [r5, #1] │ │ │ │ + ldrb r3, [r4] │ │ │ │ + cmp r3, #111 @ 0x6f │ │ │ │ + bne 73078 │ │ │ │ + ldrb r3, [r4, #1] │ │ │ │ cmp r3, #115 @ 0x73 │ │ │ │ - bne 701e8 │ │ │ │ - ldrb r3, [r5, #2] │ │ │ │ + bne 73078 │ │ │ │ + ldrb r3, [r4, #2] │ │ │ │ cmp r3, #115 @ 0x73 │ │ │ │ - bne 701e8 │ │ │ │ - ldr r1, [pc, #2528] @ 70b50 │ │ │ │ + bne 73078 │ │ │ │ + ldr r1, [pc, #2516] @ 739d4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 23d2c │ │ │ │ - ldr r3, [pc, #2520] @ 70b54 │ │ │ │ + bl 23c64 │ │ │ │ + ldr r3, [pc, #2508] @ 739d8 │ │ │ │ + mov r4, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - mov r5, r0 │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 701a4 │ │ │ │ - ldr r1, [pc, #2500] @ 70b58 │ │ │ │ + beq 73034 │ │ │ │ + ldr r1, [pc, #2488] @ 739dc │ │ │ │ mov r2, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 249b0 │ │ │ │ + bl 248dc │ │ │ │ cmp r0, #0 │ │ │ │ - beq 70a14 │ │ │ │ - ldr r1, [pc, #2480] @ 70b5c │ │ │ │ - mov r0, r5 │ │ │ │ + beq 73898 │ │ │ │ + ldr r1, [pc, #2468] @ 739e0 │ │ │ │ + mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 23d2c │ │ │ │ - ldr r1, [pc, #2468] @ 70b60 │ │ │ │ + bl 23c64 │ │ │ │ + ldr r1, [pc, #2456] @ 739e4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 23d2c │ │ │ │ - ldr r1, [pc, #2460] @ 70b64 │ │ │ │ + bl 23c64 │ │ │ │ + ldr r1, [pc, #2448] @ 739e8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 23d2c │ │ │ │ - ldr r1, [pc, #2452] @ 70b68 │ │ │ │ + bl 23c64 │ │ │ │ + ldr r1, [pc, #2440] @ 739ec │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 23d2c │ │ │ │ - ldr r3, [pc, #2444] @ 70b6c │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r5, [r3, #140] @ 0x8c │ │ │ │ + bl 23c64 │ │ │ │ + ldr r3, [pc, #2432] @ 739f0 │ │ │ │ mov r9, r0 │ │ │ │ - ldr r1, [pc, #2432] @ 70b70 │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r4, [r3, #140] @ 0x8c │ │ │ │ mov r2, #4 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r1, [pc, #2412] @ 739f4 │ │ │ │ add r1, pc, r1 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 249b0 │ │ │ │ + bl 248dc │ │ │ │ cmp r0, #0 │ │ │ │ - beq 70880 │ │ │ │ - ldrb r3, [r5] │ │ │ │ + beq 73704 │ │ │ │ + ldrb r3, [r4] │ │ │ │ cmp r3, #115 @ 0x73 │ │ │ │ - bne 7021c │ │ │ │ - ldrb r3, [r5, #1] │ │ │ │ + bne 730ac │ │ │ │ + ldrb r3, [r4, #1] │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ - beq 70808 │ │ │ │ + beq 7368c │ │ │ │ cmp r9, #0 │ │ │ │ - beq 70248 │ │ │ │ - ldr r8, [pc, #2376] @ 70b74 │ │ │ │ - mov r5, r9 │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [r8, #164] @ 0xa4 │ │ │ │ - bl 2567c │ │ │ │ - ldr r5, [r5, #4] │ │ │ │ - cmp r5, #0 │ │ │ │ - bne 70230 │ │ │ │ + beq 730d8 │ │ │ │ + ldr r5, [pc, #2364] @ 739f8 │ │ │ │ + mov r4, r9 │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r1, [r4] │ │ │ │ + ldr r0, [r5, #164] @ 0xa4 │ │ │ │ + bl 255a8 │ │ │ │ + ldr r4, [r4, #4] │ │ │ │ + cmp r4, #0 │ │ │ │ + bne 730c0 │ │ │ │ mov r0, r9 │ │ │ │ - ldr r8, [pc, #2340] @ 70b78 │ │ │ │ - bl 24ea8 │ │ │ │ - ldr r1, [pc, #2336] @ 70b7c │ │ │ │ - add r8, pc, r8 │ │ │ │ + ldr r5, [pc, #2328] @ 739fc │ │ │ │ + mov r4, #0 │ │ │ │ + bl 24dd4 │ │ │ │ + ldr r1, [pc, #2320] @ 73a00 │ │ │ │ mov r2, #5 │ │ │ │ + mov sl, #1 │ │ │ │ + mov r9, #2 │ │ │ │ + add r5, pc, r5 │ │ │ │ + mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - mov r0, r8 │ │ │ │ - str r8, [sp, #28] │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r1, #0 │ │ │ │ - bl 72878 │ │ │ │ - mov r5, #0 │ │ │ │ - mov r9, #1 │ │ │ │ - mov sl, #2 │ │ │ │ + bl 75870 │ │ │ │ mov r3, #4 │ │ │ │ - mov r2, r5 │ │ │ │ + mov r1, r0 │ │ │ │ + str sl, [sp] │ │ │ │ + mov r2, r4 │ │ │ │ + mov r0, r7 │ │ │ │ + str r9, [sp, #4] │ │ │ │ str r3, [sp, #8] │ │ │ │ - str r9, [sp] │ │ │ │ + mov r3, sl │ │ │ │ + str r4, [sp, #12] │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r4, [sp, #20] │ │ │ │ + bl 22aac │ │ │ │ + mov r0, r4 │ │ │ │ + bl 75e44 │ │ │ │ + mov r2, sl │ │ │ │ + str sl, [sp] │ │ │ │ mov r3, r9 │ │ │ │ - str r5, [sp, #20] │ │ │ │ - str r5, [sp, #16] │ │ │ │ - str r5, [sp, #12] │ │ │ │ - str sl, [sp, #4] │ │ │ │ - ldr r8, [pc, #2256] @ 70b80 │ │ │ │ - mov fp, #5 │ │ │ │ - add r8, pc, r8 │ │ │ │ + ldr sl, [pc, #2216] @ 73a04 │ │ │ │ mov r1, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 22b50 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 72d94 │ │ │ │ - mov r3, sl │ │ │ │ + mov r0, r7 │ │ │ │ + str r9, [sp, #4] │ │ │ │ + mov r9, #5 │ │ │ │ + str r4, [sp, #12] │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r4, [sp, #20] │ │ │ │ + add sl, pc, sl │ │ │ │ + str r1, [sl, #168] @ 0xa8 │ │ │ │ + str r9, [sp, #8] │ │ │ │ + bl 22aac │ │ │ │ + ldr r1, [pc, #2172] @ 73a08 │ │ │ │ mov r2, r9 │ │ │ │ - str r0, [r8, #168] @ 0xa8 │ │ │ │ - mov r1, r0 │ │ │ │ - str r9, [sp] │ │ │ │ - mov r0, r4 │ │ │ │ - str r5, [sp, #20] │ │ │ │ - str r5, [sp, #16] │ │ │ │ - str r5, [sp, #12] │ │ │ │ - strd sl, [sp, #4] │ │ │ │ - bl 22b50 │ │ │ │ - ldr r1, [pc, #2184] @ 70b84 │ │ │ │ - mov r2, fp │ │ │ │ + mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [sp, #28] │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 23d2c │ │ │ │ - ldr r3, [r8, #140] @ 0x8c │ │ │ │ + mov r0, r4 │ │ │ │ + bl 23c64 │ │ │ │ + ldr r3, [sl, #140] @ 0x8c │ │ │ │ + mov r9, r0 │ │ │ │ ldrb r2, [r3] │ │ │ │ cmp r2, #111 @ 0x6f │ │ │ │ - mov r9, r0 │ │ │ │ - bne 70334 │ │ │ │ + bne 731c4 │ │ │ │ ldrb r2, [r3, #1] │ │ │ │ cmp r2, #115 @ 0x73 │ │ │ │ - beq 70778 │ │ │ │ - ldr r1, [pc, #2124] @ 70b88 │ │ │ │ + beq 735fc │ │ │ │ + ldr r1, [pc, #2112] @ 73a0c │ │ │ │ mov r0, r3 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ - bl 249b0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 248dc │ │ │ │ cmp r0, #0 │ │ │ │ - beq 70868 │ │ │ │ + beq 736ec │ │ │ │ cmp r9, #0 │ │ │ │ - beq 7037c │ │ │ │ - ldr r8, [pc, #2092] @ 70b8c │ │ │ │ - mov r5, r9 │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [r8, #168] @ 0xa8 │ │ │ │ - bl 2567c │ │ │ │ - ldr r5, [r5, #4] │ │ │ │ - cmp r5, #0 │ │ │ │ - bne 70364 │ │ │ │ + beq 7320c │ │ │ │ + ldr r5, [pc, #2080] @ 73a10 │ │ │ │ + mov r4, r9 │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r1, [r4] │ │ │ │ + ldr r0, [r5, #168] @ 0xa8 │ │ │ │ + bl 255a8 │ │ │ │ + ldr r4, [r4, #4] │ │ │ │ + cmp r4, #0 │ │ │ │ + bne 731f4 │ │ │ │ mov r0, r9 │ │ │ │ - ldr r8, [pc, #2056] @ 70b90 │ │ │ │ - bl 24ea8 │ │ │ │ - ldr r1, [pc, #2052] @ 70b94 │ │ │ │ - add r8, pc, r8 │ │ │ │ + ldr r5, [pc, #2044] @ 73a14 │ │ │ │ + mov r4, #0 │ │ │ │ + bl 24dd4 │ │ │ │ + ldr r1, [pc, #2036] @ 73a18 │ │ │ │ mov r2, #5 │ │ │ │ + mov r9, #2 │ │ │ │ + mov sl, #3 │ │ │ │ + add r5, pc, r5 │ │ │ │ + mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r1, #0 │ │ │ │ - bl 72878 │ │ │ │ - mov r5, #0 │ │ │ │ - mov r9, #2 │ │ │ │ + bl 75870 │ │ │ │ mov r3, #4 │ │ │ │ - mov sl, #3 │ │ │ │ - mov r2, r5 │ │ │ │ + mov r1, r0 │ │ │ │ + stm sp, {r9, sl} │ │ │ │ + mov r2, r4 │ │ │ │ + mov r0, r7 │ │ │ │ str r3, [sp, #8] │ │ │ │ - str r9, [sp] │ │ │ │ mov r3, #1 │ │ │ │ - str r5, [sp, #20] │ │ │ │ - str r5, [sp, #16] │ │ │ │ - str r5, [sp, #12] │ │ │ │ - str sl, [sp, #4] │ │ │ │ - mov r1, r0 │ │ │ │ + str r4, [sp, #12] │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r4, [sp, #20] │ │ │ │ + bl 22aac │ │ │ │ mov r0, r4 │ │ │ │ - bl 22b50 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 72d94 │ │ │ │ + bl 75e44 │ │ │ │ mov r3, r9 │ │ │ │ - str r9, [sp] │ │ │ │ - mov r9, #5 │ │ │ │ - mov r2, #1 │ │ │ │ - str sl, [sp, #4] │ │ │ │ - str r5, [sp, #20] │ │ │ │ - str r5, [sp, #16] │ │ │ │ - str r5, [sp, #12] │ │ │ │ + stm sp, {r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [pc, #1916] @ 70b98 │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r1, [r4, #172] @ 0xac │ │ │ │ - str r9, [sp, #8] │ │ │ │ - bl 22b50 │ │ │ │ - ldr r1, [pc, #1900] @ 70b9c │ │ │ │ - mov r2, r9 │ │ │ │ + ldr r9, [pc, #1936] @ 73a1c │ │ │ │ + mov r0, r7 │ │ │ │ + mov r7, #5 │ │ │ │ + mov r2, #1 │ │ │ │ + str r4, [sp, #12] │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r4, [sp, #20] │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r1, [r9, #172] @ 0xac │ │ │ │ + str r7, [sp, #8] │ │ │ │ + bl 22aac │ │ │ │ + ldr r1, [pc, #1896] @ 73a20 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 23d2c │ │ │ │ - ldr r3, [r4, #140] @ 0x8c │ │ │ │ + mov r0, r4 │ │ │ │ + bl 23c64 │ │ │ │ + ldr r3, [r9, #140] @ 0x8c │ │ │ │ + mov r7, r0 │ │ │ │ ldrb r2, [r3] │ │ │ │ cmp r2, #111 @ 0x6f │ │ │ │ - mov r8, r0 │ │ │ │ - bne 70468 │ │ │ │ + bne 732f0 │ │ │ │ ldrb r2, [r3, #1] │ │ │ │ cmp r2, #115 @ 0x73 │ │ │ │ - beq 7073c │ │ │ │ - ldr r1, [pc, #1840] @ 70ba0 │ │ │ │ + beq 735c0 │ │ │ │ + ldr r1, [pc, #1836] @ 73a24 │ │ │ │ mov r2, #4 │ │ │ │ mov r0, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 249b0 │ │ │ │ + bl 248dc │ │ │ │ cmp r0, #0 │ │ │ │ - beq 70998 │ │ │ │ - cmp r8, #0 │ │ │ │ - beq 704b0 │ │ │ │ - ldr r5, [pc, #1808] @ 70ba4 │ │ │ │ - mov r4, r8 │ │ │ │ + beq 7381c │ │ │ │ + cmp r7, #0 │ │ │ │ + beq 73338 │ │ │ │ + ldr r5, [pc, #1804] @ 73a28 │ │ │ │ + mov r4, r7 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r0, [r5, #172] @ 0xac │ │ │ │ - bl 2567c │ │ │ │ + bl 255a8 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ - bne 70498 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 24ea8 │ │ │ │ + bne 73320 │ │ │ │ mov r0, r7 │ │ │ │ - bl 72b88 │ │ │ │ - mov r0, r7 │ │ │ │ - bl 72be0 │ │ │ │ - mov r1, #4 │ │ │ │ - ldr r9, [pc, #1748] @ 70ba8 │ │ │ │ - ldr r4, [pc, #1748] @ 70bac │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r8, [pc, #1740] @ 70bb0 │ │ │ │ - ldr r7, [pc, #1740] @ 70bb4 │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r9, [pc, #1768] @ 73a2c │ │ │ │ mov sl, #1 │ │ │ │ + bl 24dd4 │ │ │ │ + mov r0, r8 │ │ │ │ + ldr r4, [pc, #1756] @ 73a30 │ │ │ │ + bl 75c00 │ │ │ │ + mov r0, r8 │ │ │ │ + ldr r7, [pc, #1748] @ 73a34 │ │ │ │ + bl 75c64 │ │ │ │ mov r5, r0 │ │ │ │ - bl 21b18 │ │ │ │ + mov r1, #4 │ │ │ │ + ldr r8, [pc, #1736] @ 73a38 │ │ │ │ + bl 21a80 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #10 │ │ │ │ - bl 25598 │ │ │ │ - ldr r1, [pc, #1708] @ 70bb8 │ │ │ │ + bl 254c4 │ │ │ │ + ldr r1, [pc, #1720] @ 73a3c │ │ │ │ + add r9, pc, r9 │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 248f0 │ │ │ │ + add r4, pc, r4 │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r5 │ │ │ │ - bl 72b54 │ │ │ │ - ldr r1, [pc, #1684] @ 70bbc │ │ │ │ + bl 75bb8 │ │ │ │ + ldr r1, [pc, #1680] @ 73a40 │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ str r0, [r4, #424] @ 0x1a8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r5 │ │ │ │ - bl 72b54 │ │ │ │ - ldr r3, [pc, #1656] @ 70bc0 │ │ │ │ - ldr r1, [pc, #1656] @ 70bc4 │ │ │ │ mov r5, #0 │ │ │ │ - add r1, pc, r1 │ │ │ │ + bl 75bb8 │ │ │ │ + ldr r3, [pc, #1648] @ 73a44 │ │ │ │ str r0, [r4, #428] @ 0x1ac │ │ │ │ + ldr r1, [pc, #1644] @ 73a48 │ │ │ │ + ldr r0, [r4, #176] @ 0xb0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - str r3, [sp, #28] │ │ │ │ - mov r2, r3 │ │ │ │ - str r5, [sp, #4] │ │ │ │ + add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ + str r5, [sp, #4] │ │ │ │ + mov r2, r3 │ │ │ │ + str r3, [sp, #28] │ │ │ │ add r3, r4, #176 @ 0xb0 │ │ │ │ - ldr r0, [r4, #176] @ 0xb0 │ │ │ │ - bl 21938 │ │ │ │ + bl 218a0 │ │ │ │ mov r2, r8 │ │ │ │ - str r5, [sp, #4] │ │ │ │ - str r5, [sp] │ │ │ │ mov r3, #1 │ │ │ │ + str r5, [sp] │ │ │ │ mov r1, r7 │ │ │ │ + str r5, [sp, #4] │ │ │ │ ldr r0, [r4, #424] @ 0x1a8 │ │ │ │ - bl 21938 │ │ │ │ + bl 218a0 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r5 │ │ │ │ + str r5, [sp] │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #4] │ │ │ │ - str r5, [sp] │ │ │ │ ldr r0, [r4, #428] @ 0x1ac │ │ │ │ - bl 21938 │ │ │ │ - bl 22070 │ │ │ │ - stm sp, {r5, sl} │ │ │ │ - movw r3, #65293 @ 0xff0d │ │ │ │ - mov r1, r7 │ │ │ │ + bl 218a0 │ │ │ │ + bl 21fcc │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r0 │ │ │ │ + str r5, [sp] │ │ │ │ ldr r0, [r4, #424] @ 0x1a8 │ │ │ │ - bl 21f08 │ │ │ │ + movw r3, #65293 @ 0xff0d │ │ │ │ + mov r1, r7 │ │ │ │ + str sl, [sp, #4] │ │ │ │ + bl 21e70 │ │ │ │ movw r3, #65307 @ 0xff1b │ │ │ │ - stm sp, {r5, sl} │ │ │ │ mov r1, r7 │ │ │ │ + stm sp, {r5, sl} │ │ │ │ ldr r0, [r4, #428] @ 0x1ac │ │ │ │ mov r2, r8 │ │ │ │ - bl 21f08 │ │ │ │ + bl 21e70 │ │ │ │ ldr r0, [r4, #176] @ 0xb0 │ │ │ │ mov r1, r8 │ │ │ │ - bl 22964 │ │ │ │ + bl 228c0 │ │ │ │ ldr r5, [r4, #140] @ 0x8c │ │ │ │ ldrb r3, [r5] │ │ │ │ cmp r3, #111 @ 0x6f │ │ │ │ - bne 706ac │ │ │ │ + bne 73538 │ │ │ │ ldrb r3, [r5, #1] │ │ │ │ cmp r3, #115 @ 0x73 │ │ │ │ - bne 706ac │ │ │ │ + bne 73538 │ │ │ │ ldrb r3, [r5, #2] │ │ │ │ cmp r3, #115 @ 0x73 │ │ │ │ - bne 706ac │ │ │ │ - ldr r3, [pc, #1332] @ 70b54 │ │ │ │ + bne 73538 │ │ │ │ + ldr r3, [pc, #1324] @ 739d8 │ │ │ │ ldr r5, [r4, #164] @ 0xa4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r4, [r3] │ │ │ │ cmp r4, #0 │ │ │ │ - beq 70af4 │ │ │ │ + beq 73978 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72eb8 │ │ │ │ + bl 75f88 │ │ │ │ mov r1, r4 │ │ │ │ - bl 24260 │ │ │ │ - ldr r3, [pc, #1408] @ 70bc8 │ │ │ │ - ldr r2, [pc, #1408] @ 70bcc │ │ │ │ - ldr r3, [r6, r3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r4, [r3] │ │ │ │ - ldr r5, [r2, #168] @ 0xa8 │ │ │ │ + bl 24198 │ │ │ │ + ldr r2, [pc, #1400] @ 73a4c │ │ │ │ + ldr r3, [pc, #1400] @ 73a50 │ │ │ │ + ldr r2, [r6, r2] │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r5, [r3, #168] @ 0xa8 │ │ │ │ + ldr r4, [r2] │ │ │ │ cmp r4, #0 │ │ │ │ - beq 70ad4 │ │ │ │ + beq 73958 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72eb8 │ │ │ │ + bl 75f88 │ │ │ │ mov r1, r4 │ │ │ │ - bl 24260 │ │ │ │ - ldr r3, [pc, #1368] @ 70bd0 │ │ │ │ - ldr r2, [pc, #1368] @ 70bd4 │ │ │ │ - ldr r3, [r6, r3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r4, [r3] │ │ │ │ - ldr r5, [r2, #172] @ 0xac │ │ │ │ + bl 24198 │ │ │ │ + ldr r2, [pc, #1360] @ 73a54 │ │ │ │ + ldr r3, [pc, #1360] @ 73a58 │ │ │ │ + ldr r2, [r6, r2] │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r5, [r3, #172] @ 0xac │ │ │ │ + ldr r4, [r2] │ │ │ │ cmp r4, #0 │ │ │ │ - beq 70ab4 │ │ │ │ + beq 73938 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72eb8 │ │ │ │ + bl 75f88 │ │ │ │ mov r1, r4 │ │ │ │ - bl 24260 │ │ │ │ - ldr r3, [pc, #1328] @ 70bd8 │ │ │ │ + bl 24198 │ │ │ │ + ldr r3, [pc, #1320] @ 73a5c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r5, [r3, #140] @ 0x8c │ │ │ │ - ldr r1, [pc, #1320] @ 70bdc │ │ │ │ mov r2, #4 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 249b0 │ │ │ │ + ldr r1, [pc, #1304] @ 73a60 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 248dc │ │ │ │ cmp r0, #0 │ │ │ │ - beq 708f8 │ │ │ │ + beq 7377c │ │ │ │ ldrb r3, [r5] │ │ │ │ cmp r3, #115 @ 0x73 │ │ │ │ - bne 7071c │ │ │ │ + bne 735a8 │ │ │ │ ldrb r3, [r5, #1] │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ - bne 7071c │ │ │ │ + bne 735a8 │ │ │ │ ldrb r3, [r5, #2] │ │ │ │ cmp r3, #108 @ 0x6c │ │ │ │ - bne 7071c │ │ │ │ - ldr r2, [pc, #1260] @ 70be0 │ │ │ │ - ldr r3, [pc, #1260] @ 70be4 │ │ │ │ + bne 735a8 │ │ │ │ + ldr r2, [pc, #1252] @ 73a64 │ │ │ │ + ldr r3, [pc, #1252] @ 73a68 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r4, [r2] │ │ │ │ ldr r5, [r3, #164] @ 0xa4 │ │ │ │ + ldr r4, [r2] │ │ │ │ cmp r4, #0 │ │ │ │ - beq 70b10 │ │ │ │ + beq 73994 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72eb8 │ │ │ │ + bl 75f88 │ │ │ │ mov r1, r4 │ │ │ │ - bl 24260 │ │ │ │ - ldr r4, [pc, #1220] @ 70be8 │ │ │ │ + bl 24198 │ │ │ │ + ldr r4, [pc, #1212] @ 73a6c │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4, #176] @ 0xb0 │ │ │ │ - bl 23444 │ │ │ │ + bl 23388 │ │ │ │ ldr r0, [r4, #176] @ 0xb0 │ │ │ │ - add sp, sp, #36 @ 0x24 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 61a5c │ │ │ │ + b 72e50 │ │ │ │ ldrb r2, [r3, #2] │ │ │ │ cmp r2, #115 @ 0x73 │ │ │ │ - bne 70468 │ │ │ │ - ldr r1, [pc, #1180] @ 70bec │ │ │ │ + bne 732f0 │ │ │ │ + ldr r1, [pc, #1180] @ 73a70 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 23d2c │ │ │ │ - ldr r1, [pc, #1172] @ 70bf0 │ │ │ │ + bl 23c64 │ │ │ │ + ldr r1, [pc, #1172] @ 73a74 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 23d2c │ │ │ │ - ldr r1, [pc, #1164] @ 70bf4 │ │ │ │ + bl 23c64 │ │ │ │ + ldr r1, [pc, #1164] @ 73a78 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 23d2c │ │ │ │ - ldr r3, [r4, #140] @ 0x8c │ │ │ │ - mov r8, r0 │ │ │ │ - b 70468 │ │ │ │ + bl 23c64 │ │ │ │ + ldr r3, [r9, #140] @ 0x8c │ │ │ │ + mov r7, r0 │ │ │ │ + b 732f0 │ │ │ │ ldrb r2, [r3, #2] │ │ │ │ cmp r2, #115 @ 0x73 │ │ │ │ - bne 70334 │ │ │ │ - ldr r1, [pc, #1132] @ 70bf8 │ │ │ │ + bne 731c4 │ │ │ │ + ldr r1, [pc, #1132] @ 73a7c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 23d2c │ │ │ │ - ldr r3, [pc, #1072] @ 70bc8 │ │ │ │ + bl 23c64 │ │ │ │ + ldr r3, [pc, #1072] @ 73a4c │ │ │ │ + mov r4, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - mov r5, r0 │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 707c0 │ │ │ │ - ldr r1, [pc, #1100] @ 70bfc │ │ │ │ + beq 73644 │ │ │ │ + ldr r1, [pc, #1100] @ 73a80 │ │ │ │ mov r2, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 249b0 │ │ │ │ + bl 248dc │ │ │ │ cmp r0, #0 │ │ │ │ - beq 709d4 │ │ │ │ - ldr r1, [pc, #1080] @ 70c00 │ │ │ │ - mov r0, r5 │ │ │ │ + beq 73858 │ │ │ │ + ldr r1, [pc, #1080] @ 73a84 │ │ │ │ + mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 23d2c │ │ │ │ - ldr r1, [pc, #1068] @ 70c04 │ │ │ │ + bl 23c64 │ │ │ │ + ldr r1, [pc, #1068] @ 73a88 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 23d2c │ │ │ │ - ldr r1, [pc, #1060] @ 70c08 │ │ │ │ + bl 23c64 │ │ │ │ + ldr r1, [pc, #1060] @ 73a8c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 23d2c │ │ │ │ - ldr r1, [pc, #1052] @ 70c0c │ │ │ │ + bl 23c64 │ │ │ │ + ldr r1, [pc, #1052] @ 73a90 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 23d2c │ │ │ │ - ldr r3, [pc, #1044] @ 70c10 │ │ │ │ + bl 23c64 │ │ │ │ + ldr r3, [pc, #1044] @ 73a94 │ │ │ │ + mov r9, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #140] @ 0x8c │ │ │ │ - mov r9, r0 │ │ │ │ - b 70334 │ │ │ │ - ldrb r3, [r5, #2] │ │ │ │ + b 731c4 │ │ │ │ + ldrb r3, [r4, #2] │ │ │ │ cmp r3, #108 @ 0x6c │ │ │ │ - bne 7021c │ │ │ │ - ldr r1, [pc, #1016] @ 70c14 │ │ │ │ + bne 730ac │ │ │ │ + ldr r1, [pc, #1016] @ 73a98 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 23d2c │ │ │ │ - ldr r1, [pc, #1004] @ 70c18 │ │ │ │ + bl 23c64 │ │ │ │ + ldr r1, [pc, #1004] @ 73a9c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 23d2c │ │ │ │ - ldr r1, [pc, #996] @ 70c1c │ │ │ │ + bl 23c64 │ │ │ │ + ldr r1, [pc, #996] @ 73aa0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 23d2c │ │ │ │ - ldr r1, [pc, #988] @ 70c20 │ │ │ │ + bl 23c64 │ │ │ │ + ldr r1, [pc, #988] @ 73aa4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 23d2c │ │ │ │ - ldr r1, [pc, #980] @ 70c24 │ │ │ │ + bl 23c64 │ │ │ │ + ldr r1, [pc, #980] @ 73aa8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 23d2c │ │ │ │ - ldr r1, [pc, #972] @ 70c28 │ │ │ │ + bl 23c64 │ │ │ │ + ldr r1, [pc, #972] @ 73aac │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 23d2c │ │ │ │ + bl 23c64 │ │ │ │ mov r9, r0 │ │ │ │ - b 7021c │ │ │ │ - ldr r1, [pc, #956] @ 70c2c │ │ │ │ + b 730ac │ │ │ │ + ldr r1, [pc, #956] @ 73ab0 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 23d2c │ │ │ │ + bl 23c64 │ │ │ │ mov r9, r0 │ │ │ │ - b 70350 │ │ │ │ - ldr r1, [pc, #936] @ 70c30 │ │ │ │ + b 731e0 │ │ │ │ + ldr r1, [pc, #936] @ 73ab4 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 23d2c │ │ │ │ - ldr r1, [pc, #924] @ 70c34 │ │ │ │ + bl 23c64 │ │ │ │ + ldr r1, [pc, #924] @ 73ab8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 23d2c │ │ │ │ - ldr r1, [pc, #916] @ 70c38 │ │ │ │ + bl 23c64 │ │ │ │ + ldr r1, [pc, #916] @ 73abc │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 23d2c │ │ │ │ - ldr r1, [pc, #908] @ 70c3c │ │ │ │ + bl 23c64 │ │ │ │ + ldr r1, [pc, #908] @ 73ac0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 23d2c │ │ │ │ - ldr r1, [pc, #900] @ 70c40 │ │ │ │ + bl 23c64 │ │ │ │ + ldr r1, [pc, #900] @ 73ac4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 23d2c │ │ │ │ - ldr r1, [pc, #892] @ 70c44 │ │ │ │ + bl 23c64 │ │ │ │ + ldr r1, [pc, #892] @ 73ac8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 23d2c │ │ │ │ - ldr r1, [pc, #884] @ 70c48 │ │ │ │ + bl 23c64 │ │ │ │ + ldr r1, [pc, #884] @ 73acc │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 23d2c │ │ │ │ - ldr r1, [pc, #876] @ 70c4c │ │ │ │ + bl 23c64 │ │ │ │ + ldr r1, [pc, #876] @ 73ad0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 23d2c │ │ │ │ - ldr r3, [pc, #868] @ 70c50 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r5, [r3, #140] @ 0x8c │ │ │ │ + bl 23c64 │ │ │ │ + ldr r3, [pc, #868] @ 73ad4 │ │ │ │ mov r9, r0 │ │ │ │ - b 70204 │ │ │ │ - ldr r2, [pc, #852] @ 70c54 │ │ │ │ - ldr r3, [pc, #852] @ 70c58 │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r4, [r3, #140] @ 0x8c │ │ │ │ + b 73094 │ │ │ │ + ldr r2, [pc, #852] @ 73ad8 │ │ │ │ + ldr r3, [pc, #852] @ 73adc │ │ │ │ ldr r2, [r6, r2] │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r4, [r2] │ │ │ │ ldr r5, [r3, #164] @ 0xa4 │ │ │ │ + ldr r4, [r2] │ │ │ │ cmp r4, #0 │ │ │ │ - beq 70a54 │ │ │ │ + beq 738d8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72eb8 │ │ │ │ + bl 75f88 │ │ │ │ mov r1, r4 │ │ │ │ - bl 24260 │ │ │ │ - ldr r3, [pc, #812] @ 70c5c │ │ │ │ - ldr r2, [pc, #812] @ 70c60 │ │ │ │ - ldr r3, [r6, r3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r4, [r3] │ │ │ │ - ldr r5, [r2, #168] @ 0xa8 │ │ │ │ + bl 24198 │ │ │ │ + ldr r2, [pc, #812] @ 73ae0 │ │ │ │ + ldr r3, [pc, #812] @ 73ae4 │ │ │ │ + ldr r2, [r6, r2] │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r5, [r3, #168] @ 0xa8 │ │ │ │ + ldr r4, [r2] │ │ │ │ cmp r4, #0 │ │ │ │ - beq 70a94 │ │ │ │ + beq 73918 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72eb8 │ │ │ │ + bl 75f88 │ │ │ │ mov r1, r4 │ │ │ │ - bl 24260 │ │ │ │ - ldr r3, [pc, #772] @ 70c64 │ │ │ │ - ldr r2, [pc, #772] @ 70c68 │ │ │ │ - ldr r3, [r6, r3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r4, [r3] │ │ │ │ - ldr r5, [r2, #172] @ 0xac │ │ │ │ + bl 24198 │ │ │ │ + ldr r2, [pc, #772] @ 73ae8 │ │ │ │ + ldr r3, [pc, #772] @ 73aec │ │ │ │ + ldr r2, [r6, r2] │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r5, [r3, #172] @ 0xac │ │ │ │ + ldr r4, [r2] │ │ │ │ cmp r4, #0 │ │ │ │ - beq 70a74 │ │ │ │ + beq 738f8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72eb8 │ │ │ │ + bl 75f88 │ │ │ │ mov r1, r4 │ │ │ │ - bl 24260 │ │ │ │ - ldr r3, [pc, #732] @ 70c6c │ │ │ │ + bl 24198 │ │ │ │ + ldr r3, [pc, #732] @ 73af0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r5, [r3, #140] @ 0x8c │ │ │ │ - b 706c8 │ │ │ │ - ldr r1, [pc, #720] @ 70c70 │ │ │ │ - mov r0, r8 │ │ │ │ + b 73554 │ │ │ │ + ldr r1, [pc, #720] @ 73af4 │ │ │ │ + mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 23d2c │ │ │ │ - ldr r1, [pc, #708] @ 70c74 │ │ │ │ + bl 23c64 │ │ │ │ + ldr r1, [pc, #708] @ 73af8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 23d2c │ │ │ │ - ldr r1, [pc, #700] @ 70c78 │ │ │ │ + bl 23c64 │ │ │ │ + ldr r1, [pc, #700] @ 73afc │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 23d2c │ │ │ │ - ldr r1, [pc, #692] @ 70c7c │ │ │ │ + bl 23c64 │ │ │ │ + ldr r1, [pc, #692] @ 73b00 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 23d2c │ │ │ │ - mov r8, r0 │ │ │ │ - b 70484 │ │ │ │ - ldr r1, [pc, #676] @ 70c80 │ │ │ │ - mov r0, r5 │ │ │ │ + bl 23c64 │ │ │ │ + mov r7, r0 │ │ │ │ + b 7330c │ │ │ │ + ldr r1, [pc, #676] @ 73b04 │ │ │ │ + mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 23d2c │ │ │ │ - ldr r1, [pc, #664] @ 70c84 │ │ │ │ + bl 23c64 │ │ │ │ + ldr r1, [pc, #664] @ 73b08 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 23d2c │ │ │ │ - ldr r1, [pc, #656] @ 70c88 │ │ │ │ + bl 23c64 │ │ │ │ + ldr r1, [pc, #656] @ 73b0c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 23d2c │ │ │ │ - ldr r1, [pc, #648] @ 70c8c │ │ │ │ + bl 23c64 │ │ │ │ + ldr r1, [pc, #648] @ 73b10 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 23d2c │ │ │ │ - ldr r3, [r8, #140] @ 0x8c │ │ │ │ + bl 23c64 │ │ │ │ + ldr r3, [sl, #140] @ 0x8c │ │ │ │ mov r9, r0 │ │ │ │ - b 70334 │ │ │ │ - ldr r1, [pc, #628] @ 70c90 │ │ │ │ - mov r0, r5 │ │ │ │ + b 731c4 │ │ │ │ + ldr r1, [pc, #628] @ 73b14 │ │ │ │ + mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 23d2c │ │ │ │ - ldr r1, [pc, #616] @ 70c94 │ │ │ │ + bl 23c64 │ │ │ │ + ldr r1, [pc, #616] @ 73b18 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 23d2c │ │ │ │ - ldr r1, [pc, #608] @ 70c98 │ │ │ │ + bl 23c64 │ │ │ │ + ldr r1, [pc, #608] @ 73b1c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 23d2c │ │ │ │ - ldr r1, [pc, #600] @ 70c9c │ │ │ │ + bl 23c64 │ │ │ │ + ldr r1, [pc, #600] @ 73b20 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 23d2c │ │ │ │ - ldr r5, [r8, #140] @ 0x8c │ │ │ │ + bl 23c64 │ │ │ │ + ldr r4, [r5, #140] @ 0x8c │ │ │ │ mov r9, r0 │ │ │ │ - b 701e8 │ │ │ │ - ldr r1, [pc, #580] @ 70ca0 │ │ │ │ - ldr r0, [pc, #580] @ 70ca4 │ │ │ │ + b 73078 │ │ │ │ + ldr r1, [pc, #580] @ 73b24 │ │ │ │ + mov r2, #5 │ │ │ │ + ldr r0, [pc, #576] @ 73b28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r2, #5 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r4, r0 │ │ │ │ - b 70918 │ │ │ │ - ldr r1, [pc, #556] @ 70ca8 │ │ │ │ - ldr r0, [pc, #556] @ 70cac │ │ │ │ + b 7379c │ │ │ │ + ldr r1, [pc, #556] @ 73b2c │ │ │ │ + mov r2, #5 │ │ │ │ + ldr r0, [pc, #552] @ 73b30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r2, #5 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r4, r0 │ │ │ │ - b 70978 │ │ │ │ - ldr r1, [pc, #532] @ 70cb0 │ │ │ │ - ldr r0, [pc, #532] @ 70cb4 │ │ │ │ + b 737fc │ │ │ │ + ldr r1, [pc, #532] @ 73b34 │ │ │ │ + mov r2, #5 │ │ │ │ + ldr r0, [pc, #528] @ 73b38 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r2, #5 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r4, r0 │ │ │ │ - b 70948 │ │ │ │ - ldr r1, [pc, #508] @ 70cb8 │ │ │ │ - ldr r0, [pc, #508] @ 70cbc │ │ │ │ + b 737cc │ │ │ │ + ldr r1, [pc, #508] @ 73b3c │ │ │ │ + mov r2, #5 │ │ │ │ + ldr r0, [pc, #504] @ 73b40 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r2, #5 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r4, r0 │ │ │ │ - b 70690 │ │ │ │ - ldr r1, [pc, #484] @ 70cc0 │ │ │ │ - ldr r0, [pc, #484] @ 70cc4 │ │ │ │ + b 7351c │ │ │ │ + ldr r1, [pc, #484] @ 73b44 │ │ │ │ + mov r2, #5 │ │ │ │ + ldr r0, [pc, #480] @ 73b48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r2, #5 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r4, r0 │ │ │ │ - b 70660 │ │ │ │ - ldr r1, [pc, #460] @ 70cc8 │ │ │ │ + b 734ec │ │ │ │ + ldr r1, [pc, #460] @ 73b4c │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r4, r0 │ │ │ │ - b 70630 │ │ │ │ - ldr r1, [pc, #436] @ 70ccc │ │ │ │ - ldr r0, [pc, #436] @ 70cd0 │ │ │ │ + b 734bc │ │ │ │ + ldr r1, [pc, #436] @ 73b50 │ │ │ │ + mov r2, #5 │ │ │ │ + ldr r0, [pc, #432] @ 73b54 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r2, #5 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r4, r0 │ │ │ │ - b 7070c │ │ │ │ - eoreq ip, sp, ip, ror #19 │ │ │ │ - strdeq lr, [ip], -ip @ │ │ │ │ - andseq r3, r6, ip, ror #30 │ │ │ │ - andseq sl, r6, r0, lsl #17 │ │ │ │ - andseq r8, r5, r4, lsr sp │ │ │ │ - andseq sl, r6, r0, asr r8 │ │ │ │ - @ instruction: 0x0015f4dc │ │ │ │ - andseq sl, r6, r8, lsr #2 │ │ │ │ - andseq sl, r6, r0, lsr r7 │ │ │ │ - andeq r1, r0, r0, ror #23 │ │ │ │ - andseq sl, r6, r4, lsl r7 │ │ │ │ - andseq sl, r6, r8, asr #14 │ │ │ │ - andseq sl, r6, r8, asr #14 │ │ │ │ - andseq sl, r6, r8, asr #14 │ │ │ │ - andseq sl, r6, r8, asr #14 │ │ │ │ - eoreq ip, sp, ip, asr #15 │ │ │ │ - andseq r9, r5, ip, lsl #27 │ │ │ │ - eoreq ip, sp, ip, ror r7 │ │ │ │ - andseq r3, r6, r0, lsl #26 │ │ │ │ - andseq sl, r6, r8, lsl r7 │ │ │ │ - strdeq ip, [sp], -r8 @ │ │ │ │ - andseq r9, r6, r0, asr pc │ │ │ │ - andseq r9, r5, r0, asr #24 │ │ │ │ - eoreq ip, sp, r8, asr #12 │ │ │ │ - andseq r3, r6, ip, asr #23 │ │ │ │ - andseq sl, r6, r8, ror r6 │ │ │ │ - mlaeq sp, r0, r5, ip │ │ │ │ - andseq r9, r6, ip, lsl lr │ │ │ │ - andseq r9, r5, r8, lsl #22 │ │ │ │ - eoreq ip, sp, r4, lsl r5 │ │ │ │ - andseq r3, r6, r4, lsl #21 │ │ │ │ - ldrdeq ip, [sp], -r0 @ │ │ │ │ - @ instruction: 0xffffc040 │ │ │ │ - andseq r5, r6, r8, ror #12 │ │ │ │ - andseq r5, r6, r8, lsr r6 │ │ │ │ - @ instruction: 0x001658d0 │ │ │ │ - muleq r0, r8, fp │ │ │ │ - @ instruction: 0x001655fc │ │ │ │ - andeq r1, r0, r8, asr r8 │ │ │ │ - eoreq ip, sp, ip, asr r3 │ │ │ │ - andeq r1, r0, r4, lsr #14 │ │ │ │ - eoreq ip, sp, ip, lsr #6 │ │ │ │ - eoreq ip, sp, r4, lsl #6 │ │ │ │ - andseq r9, r5, r8, asr #17 │ │ │ │ - andeq r1, r0, r0, asr r7 │ │ │ │ - strhteq ip, [sp], -r0 │ │ │ │ - eoreq ip, sp, r8, lsl #5 │ │ │ │ - andseq r9, r5, r4, ror #13 │ │ │ │ - andseq r5, r6, r0, asr #17 │ │ │ │ - andseq ip, r6, r0, asr #4 │ │ │ │ - @ instruction: 0x0016a1f8 │ │ │ │ - ldrsheq sl, [r6], -r8 │ │ │ │ - andseq sl, r6, r4, lsl r2 │ │ │ │ - andseq sl, r6, r4, lsl r2 │ │ │ │ - andseq sl, r6, r4, lsl r2 │ │ │ │ - andseq sl, r6, r4, lsl r2 │ │ │ │ - strhteq ip, [sp], -r0 │ │ │ │ - andseq r9, r5, r0, ror #14 │ │ │ │ - andseq sl, r6, r4, lsr r1 │ │ │ │ - andseq sl, r6, r0, lsr r1 │ │ │ │ - andseq sl, r6, r8, lsr #2 │ │ │ │ - andseq sl, r6, r4, lsr #2 │ │ │ │ - andseq sl, r6, ip, lsl r1 │ │ │ │ - andseq pc, r8, ip, lsr r3 @ │ │ │ │ - andseq pc, r8, r4, lsr #6 │ │ │ │ - mulseq r6, r0, r0 │ │ │ │ - andseq sl, r6, ip, lsl #1 │ │ │ │ - andseq sl, r6, r8, lsl #1 │ │ │ │ - andseq sp, r5, ip, lsl r7 │ │ │ │ - andseq sp, r5, ip, lsr #14 │ │ │ │ - andseq sl, r6, ip, rrx │ │ │ │ - andseq sl, r6, r0, ror r0 │ │ │ │ - eoreq ip, sp, r0, asr #1 │ │ │ │ - andeq r1, r0, r4, asr r6 │ │ │ │ - eoreq ip, sp, r4, lsr #1 │ │ │ │ - andeq r1, r0, r4, asr #25 │ │ │ │ - eoreq ip, sp, r4, ror r0 │ │ │ │ - muleq r0, r8, sl │ │ │ │ - eoreq ip, sp, r4, asr #32 │ │ │ │ - eoreq ip, sp, ip, lsl r0 │ │ │ │ - andseq sl, r6, ip, ror r0 │ │ │ │ - andseq sl, r6, r8, ror r0 │ │ │ │ - andseq ip, r5, r0, lsl #5 │ │ │ │ - andseq sl, r6, r8, rrx │ │ │ │ - @ instruction: 0x00169fb0 │ │ │ │ - @ instruction: 0x00169fb8 │ │ │ │ - andseq r9, r6, r0, asr #31 │ │ │ │ - andseq r9, r6, r8, asr #31 │ │ │ │ - mulseq r6, r8, lr │ │ │ │ - mulseq r6, ip, lr │ │ │ │ - andseq r9, r6, r0, lsr #29 │ │ │ │ - andseq r9, r6, r4, lsr #29 │ │ │ │ - @ instruction: 0x001697f0 │ │ │ │ - @ instruction: 0x001634f8 │ │ │ │ - @ instruction: 0x001697d0 │ │ │ │ - @ instruction: 0x001634d8 │ │ │ │ - @ instruction: 0x001697b0 │ │ │ │ - @ instruction: 0x001634b8 │ │ │ │ - mulseq r6, r0, r7 │ │ │ │ - mulseq r6, r8, r4 │ │ │ │ - andseq r9, r6, r0, ror r7 │ │ │ │ - andseq r3, r6, r8, ror r4 │ │ │ │ - andseq r9, r6, r0, asr r7 │ │ │ │ - andseq r9, r6, r4, lsr r7 │ │ │ │ - andseq r3, r6, ip, lsr r4 │ │ │ │ + b 73598 │ │ │ │ + eoreq r9, pc, ip, ror #22 │ │ │ │ + eoreq fp, lr, ip, lsl #9 │ │ │ │ + andseq r3, r7, ip, lsl r3 │ │ │ │ + andseq r9, r7, r0, lsr ip │ │ │ │ + ldrsheq r8, [r6], -r4 │ │ │ │ + andseq r9, r7, r0, lsl ip │ │ │ │ + mulseq r6, ip, r8 │ │ │ │ + andseq r9, r7, r4, ror #9 │ │ │ │ + @ instruction: 0x00179af0 │ │ │ │ + andeq r1, r0, ip, asr #23 │ │ │ │ + @ instruction: 0x00179ad4 │ │ │ │ + andseq r9, r7, r8, lsl #22 │ │ │ │ + andseq r9, r7, r8, lsl #22 │ │ │ │ + andseq r9, r7, r8, lsl #22 │ │ │ │ + andseq r9, r7, r8, lsl #22 │ │ │ │ + eoreq r9, pc, r8, lsr r9 @ │ │ │ │ + andseq r9, r6, r8, asr #2 │ │ │ │ + eoreq r9, pc, ip, ror #17 │ │ │ │ + ldrheq r3, [r7], -r0 │ │ │ │ + andseq r9, r7, r8, asr #21 │ │ │ │ + eoreq r9, pc, r4, lsr r8 @ │ │ │ │ + andseq r9, r7, ip, lsl #6 │ │ │ │ + @ instruction: 0x00168ffc │ │ │ │ + strhteq r9, [pc], -r8 │ │ │ │ + andseq r2, r7, ip, ror pc │ │ │ │ + andseq r9, r7, r8, lsr #20 │ │ │ │ + eoreq r9, pc, r8, lsl #14 │ │ │ │ + andseq r9, r7, r0, ror #3 │ │ │ │ + @ instruction: 0x00168ed0 │ │ │ │ + eoreq r9, pc, ip, lsl #13 │ │ │ │ + andseq r2, r7, r8, lsr #28 │ │ │ │ + eoreq r9, pc, ip, lsl r6 @ │ │ │ │ + andseq r4, r7, r0, lsl sl │ │ │ │ + @ instruction: 0xffffbfdc │ │ │ │ + @ instruction: 0x001749fc │ │ │ │ + mulseq r7, r0, ip │ │ │ │ + andeq r1, r0, r4, lsl #23 │ │ │ │ + @ instruction: 0x001749b8 │ │ │ │ + andeq r1, r0, r4, asr #16 │ │ │ │ + ldrdeq r9, [pc], -r0 @ │ │ │ │ + andeq r1, r0, r0, lsl r7 │ │ │ │ + eoreq r9, pc, r0, lsr #9 │ │ │ │ + eoreq r9, pc, r8, ror r4 @ │ │ │ │ + andseq r8, r6, r8, lsl #25 │ │ │ │ + andeq r1, r0, ip, lsr r7 │ │ │ │ + eoreq r9, pc, r4, lsr #8 │ │ │ │ + strdeq r9, [pc], -ip @ │ │ │ │ + @ instruction: 0x00168ab0 │ │ │ │ + andseq r4, r7, ip, lsl #25 │ │ │ │ + andseq fp, r7, ip, lsl #12 │ │ │ │ + andseq r9, r7, r4, asr #11 │ │ │ │ + andseq r9, r7, r4, asr #9 │ │ │ │ + andseq r9, r7, r0, ror #11 │ │ │ │ + andseq r9, r7, r0, ror #11 │ │ │ │ + andseq r9, r7, r0, ror #11 │ │ │ │ + andseq r9, r7, r0, ror #11 │ │ │ │ + eoreq r9, pc, r8, lsr #6 │ │ │ │ + andseq r8, r6, ip, lsr #22 │ │ │ │ + andseq r9, r7, r0, lsl #10 │ │ │ │ + @ instruction: 0x001794fc │ │ │ │ + @ instruction: 0x001794f4 │ │ │ │ + @ instruction: 0x001794f0 │ │ │ │ + andseq r9, r7, r8, ror #9 │ │ │ │ + andseq lr, r9, r8, lsl #14 │ │ │ │ + @ instruction: 0x0019e6f0 │ │ │ │ + andseq r9, r7, ip, asr r4 │ │ │ │ + andseq r9, r7, r8, asr r4 │ │ │ │ + andseq r9, r7, r4, asr r4 │ │ │ │ + andseq ip, r6, r8, ror #21 │ │ │ │ + @ instruction: 0x0016caf8 │ │ │ │ + andseq r9, r7, r8, lsr r4 │ │ │ │ + andseq r9, r7, ip, lsr r4 │ │ │ │ + eoreq r9, pc, r8, lsr r2 @ │ │ │ │ + andeq r1, r0, r0, asr #12 │ │ │ │ + eoreq r9, pc, r0, lsr #4 │ │ │ │ + @ instruction: 0x00001cb0 │ │ │ │ + strdeq r9, [pc], -r0 @ │ │ │ │ + andeq r1, r0, r4, lsl #21 │ │ │ │ + eoreq r9, pc, r0, asr #3 │ │ │ │ + mlaeq pc, r8, r1, r9 @ │ │ │ │ + andseq r9, r7, r8, asr #8 │ │ │ │ + andseq r9, r7, r4, asr #8 │ │ │ │ + andseq fp, r6, ip, asr #12 │ │ │ │ + andseq r9, r7, r4, lsr r4 │ │ │ │ + andseq r9, r7, ip, ror r3 │ │ │ │ + andseq r9, r7, r4, lsl #7 │ │ │ │ + andseq r9, r7, ip, lsl #7 │ │ │ │ + mulseq r7, r4, r3 │ │ │ │ + andseq r9, r7, r4, ror #4 │ │ │ │ + andseq r9, r7, r8, ror #4 │ │ │ │ + andseq r9, r7, ip, ror #4 │ │ │ │ + andseq r9, r7, r0, ror r2 │ │ │ │ + @ instruction: 0x00178bb8 │ │ │ │ + andseq r2, r7, r0, asr #17 │ │ │ │ + mulseq r7, r8, fp │ │ │ │ + andseq r2, r7, r0, lsr #17 │ │ │ │ + andseq r8, r7, r8, ror fp │ │ │ │ + andseq r2, r7, r0, lsl #17 │ │ │ │ + andseq r8, r7, r8, asr fp │ │ │ │ + andseq r2, r7, r0, ror #16 │ │ │ │ + andseq r8, r7, r8, lsr fp │ │ │ │ + andseq r2, r7, r0, asr #16 │ │ │ │ + andseq r8, r7, r8, lsl fp │ │ │ │ + @ instruction: 0x00178afc │ │ │ │ + andseq r2, r7, r4, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ + strd r4, [sp, #-20]! @ 0xffffffec │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str lr, [sp, #16] │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r3, [pc, #2776] @ 717c4 │ │ │ │ - ldr r4, [pc, #2776] @ 717c8 │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r3, [pc, #2828] @ 74684 │ │ │ │ sub sp, sp, #12 │ │ │ │ + ldr r4, [pc, #2824] @ 74688 │ │ │ │ + add r3, pc, r3 │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r1, #5 │ │ │ │ - bhi 70d9c │ │ │ │ + bhi 73c28 │ │ │ │ add r1, r1, r1 │ │ │ │ ldrh r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop {0} │ │ │ │ - ldr r4, [pc, #2740] @ 717cc │ │ │ │ + ldr r4, [pc, #2792] @ 7468c │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, #140] @ 0x8c │ │ │ │ cmp r3, #0 │ │ │ │ - beq 70d9c │ │ │ │ + beq 73c28 │ │ │ │ ldr r0, [r4, #148] @ 0x94 │ │ │ │ mov r1, #0 │ │ │ │ - bl 2261c │ │ │ │ + bl 22578 │ │ │ │ ldr r4, [r4, #140] @ 0x8c │ │ │ │ ldrb r5, [r4] │ │ │ │ cmp r5, #111 @ 0x6f │ │ │ │ - beq 715fc │ │ │ │ - ldr r1, [pc, #2696] @ 717d0 │ │ │ │ + beq 744b8 │ │ │ │ + ldr r1, [pc, #2748] @ 74690 │ │ │ │ mov r2, #4 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 249b0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 248dc │ │ │ │ cmp r0, #0 │ │ │ │ - beq 71614 │ │ │ │ + beq 744d0 │ │ │ │ cmp r5, #101 @ 0x65 │ │ │ │ - bne 70d7c │ │ │ │ + bne 73c08 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #115 @ 0x73 │ │ │ │ - bne 70d7c │ │ │ │ + bne 73c08 │ │ │ │ ldrb r3, [r4, #2] │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ - beq 71614 │ │ │ │ + beq 744d0 │ │ │ │ cmp r5, #115 @ 0x73 │ │ │ │ - bne 70d9c │ │ │ │ + bne 73c28 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ - bne 70d9c │ │ │ │ + bne 73c28 │ │ │ │ ldrb r3, [r4, #2] │ │ │ │ cmp r3, #108 @ 0x6c │ │ │ │ - beq 71614 │ │ │ │ + beq 744d0 │ │ │ │ add sp, sp, #12 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + add sp, sp, #16 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov r0, #3 │ │ │ │ - bl 66458 │ │ │ │ - ldr r3, [pc, #2592] @ 717d4 │ │ │ │ + bl 68fa0 │ │ │ │ + ldr r3, [pc, #2632] @ 74694 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ add sp, sp, #12 │ │ │ │ - pop {r4, r5, r6, r7, lr} │ │ │ │ - b 61a5c │ │ │ │ - ldr r3, [pc, #2572] @ 717d8 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr lr, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + b 642c8 │ │ │ │ + ldr r3, [pc, #2600] @ 74698 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #152] @ 0x98 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 70d9c │ │ │ │ + beq 73c28 │ │ │ │ ldr r0, [r3, #160] @ 0xa0 │ │ │ │ mov r1, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ - pop {r4, r5, r6, r7, lr} │ │ │ │ - b 2261c │ │ │ │ - ldr r5, [pc, #2536] @ 717dc │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr lr, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + b 22578 │ │ │ │ + ldr r5, [pc, #2552] @ 7469c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r5, #108] @ 0x6c │ │ │ │ - bl 24a34 │ │ │ │ - ldr r3, [pc, #2524] @ 717e0 │ │ │ │ - ldr r3, [r4, r3] │ │ │ │ + bl 24960 │ │ │ │ + ldr r3, [pc, #2540] @ 746a0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r5, #184] @ 0xb8 │ │ │ │ + ldr r3, [r4, r3] │ │ │ │ str r2, [r3] │ │ │ │ - bl 22e80 │ │ │ │ - ldr r3, [pc, #2504] @ 717e4 │ │ │ │ + bl 22ddc │ │ │ │ + ldr r3, [pc, #2520] @ 746a4 │ │ │ │ + vcvt.s32.f64 s0, d0 │ │ │ │ ldr r0, [r5, #192] @ 0xc0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - vcvt.s32.f64 s0, d0 │ │ │ │ vstr s0, [r3] │ │ │ │ - bl 24a34 │ │ │ │ - ldr r3, [pc, #2484] @ 717e8 │ │ │ │ - ldr r3, [r4, r3] │ │ │ │ + bl 24960 │ │ │ │ + ldr r3, [pc, #2500] @ 746a8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r5, #60] @ 0x3c │ │ │ │ - str r2, [r3] │ │ │ │ - bl 24a34 │ │ │ │ - ldr r3, [pc, #2464] @ 717ec │ │ │ │ ldr r3, [r4, r3] │ │ │ │ + str r2, [r3] │ │ │ │ + bl 24960 │ │ │ │ + ldr r3, [pc, #2480] @ 746ac │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r5, #188] @ 0xbc │ │ │ │ - str r2, [r3] │ │ │ │ - bl 24a34 │ │ │ │ - ldr r3, [pc, #2444] @ 717f0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ + str r2, [r3] │ │ │ │ + bl 24960 │ │ │ │ + ldr r3, [pc, #2460] @ 746b0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r5, #196] @ 0xc4 │ │ │ │ + ldr r3, [r4, r3] │ │ │ │ str r2, [r3] │ │ │ │ - bl 24a34 │ │ │ │ - ldr r3, [pc, #2424] @ 717f4 │ │ │ │ + bl 24960 │ │ │ │ + ldr r3, [pc, #2440] @ 746b4 │ │ │ │ ldr r1, [r5, #140] @ 0x8c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ cmp r1, #0 │ │ │ │ str r0, [r3] │ │ │ │ - beq 70ea0 │ │ │ │ - ldr r3, [pc, #2404] @ 717f8 │ │ │ │ + beq 73d50 │ │ │ │ + ldr r3, [pc, #2420] @ 746b8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 5fb50 │ │ │ │ - ldr r3, [pc, #2388] @ 717fc │ │ │ │ + str r3, [sp, #4] │ │ │ │ + bl 621b4 │ │ │ │ + ldr r3, [pc, #2404] @ 746bc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r3, #152] @ 0x98 │ │ │ │ cmp r1, #0 │ │ │ │ - beq 70ec8 │ │ │ │ - ldr r3, [pc, #2372] @ 71800 │ │ │ │ + beq 73d78 │ │ │ │ + ldr r3, [pc, #2388] @ 746c0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 5fb50 │ │ │ │ - ldr r5, [pc, #2356] @ 71804 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + bl 621b4 │ │ │ │ + ldr r5, [pc, #2372] @ 746c4 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r5, #212] @ 0xd4 │ │ │ │ - bl 24a34 │ │ │ │ - ldr r3, [pc, #2344] @ 71808 │ │ │ │ - ldr r3, [r4, r3] │ │ │ │ + bl 24960 │ │ │ │ + ldr r3, [pc, #2360] @ 746c8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r5, #216] @ 0xd8 │ │ │ │ + ldr r3, [r4, r3] │ │ │ │ str r2, [r3] │ │ │ │ - bl 24a34 │ │ │ │ - ldr r2, [pc, #2324] @ 7180c │ │ │ │ - ldr r3, [pc, #2324] @ 71810 │ │ │ │ - ldr r2, [r4, r2] │ │ │ │ - mov r1, #0 │ │ │ │ - mov ip, r0 │ │ │ │ - str ip, [r2] │ │ │ │ + bl 24960 │ │ │ │ + ldr r2, [pc, #2340] @ 746cc │ │ │ │ + mov r1, r0 │ │ │ │ + ldr r3, [pc, #2336] @ 746d0 │ │ │ │ ldr r0, [r5, #136] @ 0x88 │ │ │ │ + ldr r2, [r4, r2] │ │ │ │ + str r1, [r2] │ │ │ │ ldr r5, [r4, r3] │ │ │ │ - str r1, [r5] │ │ │ │ - bl 24a34 │ │ │ │ - ldr r3, [pc, #2292] @ 71814 │ │ │ │ - add r3, pc, r3 │ │ │ │ + mov r3, #0 │ │ │ │ + str r3, [r5] │ │ │ │ + bl 24960 │ │ │ │ + ldr r3, [pc, #2308] @ 746d4 │ │ │ │ cmp r0, #1 │ │ │ │ streq r0, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r0, [r3, #132] @ 0x84 │ │ │ │ - bl 24a34 │ │ │ │ - ldr r2, [pc, #2272] @ 71818 │ │ │ │ + bl 24960 │ │ │ │ cmp r0, #1 │ │ │ │ + ldr r2, [pc, #2284] @ 746d8 │ │ │ │ + mvn r1, #0 │ │ │ │ moveq r3, #2 │ │ │ │ streq r3, [r5] │ │ │ │ - ldr r3, [pc, #2260] @ 7181c │ │ │ │ + ldr r3, [pc, #2272] @ 746dc │ │ │ │ ldr r5, [r4, r2] │ │ │ │ add r3, pc, r3 │ │ │ │ - mvn r2, #0 │ │ │ │ ldr r0, [r3, #220] @ 0xdc │ │ │ │ - str r2, [r5] │ │ │ │ - bl 24a34 │ │ │ │ + str r1, [r5] │ │ │ │ + bl 24960 │ │ │ │ cmp r0, #0 │ │ │ │ movne r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ - ldr r5, [pc, #2224] @ 71820 │ │ │ │ + ldr r5, [pc, #2240] @ 746e0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r5, #232] @ 0xe8 │ │ │ │ - bl 22e80 │ │ │ │ - ldr r3, [pc, #2212] @ 71824 │ │ │ │ + bl 22ddc │ │ │ │ + ldr r3, [pc, #2228] @ 746e4 │ │ │ │ ldr r0, [r5, #280] @ 0x118 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ vstr d0, [r3] │ │ │ │ - bl 24a34 │ │ │ │ - ldr r3, [pc, #2196] @ 71828 │ │ │ │ - ldr r3, [r4, r3] │ │ │ │ + bl 24960 │ │ │ │ + ldr r3, [pc, #2212] @ 746e8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r5, #284] @ 0x11c │ │ │ │ - str r2, [r3] │ │ │ │ - bl 24a34 │ │ │ │ - ldr r3, [pc, #2176] @ 7182c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ + str r2, [r3] │ │ │ │ + bl 24960 │ │ │ │ + ldr r3, [pc, #2192] @ 746ec │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r5, #288] @ 0x120 │ │ │ │ - str r2, [r3] │ │ │ │ - bl 24a34 │ │ │ │ - ldr r3, [pc, #2156] @ 71830 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ + str r2, [r3] │ │ │ │ + bl 24960 │ │ │ │ + ldr r3, [pc, #2172] @ 746f0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r5, #292] @ 0x124 │ │ │ │ - str r2, [r3] │ │ │ │ - bl 24a34 │ │ │ │ - ldr r3, [pc, #2136] @ 71834 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ + str r2, [r3] │ │ │ │ + bl 24960 │ │ │ │ + ldr r3, [pc, #2152] @ 746f4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ - str r2, [r3] │ │ │ │ - bl 24a34 │ │ │ │ - ldr r3, [pc, #2116] @ 71838 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ + str r2, [r3] │ │ │ │ + bl 24960 │ │ │ │ + ldr r3, [pc, #2132] @ 746f8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ - str r2, [r3] │ │ │ │ - bl 24a34 │ │ │ │ - ldr r3, [pc, #2096] @ 7183c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ + str r2, [r3] │ │ │ │ + bl 24960 │ │ │ │ + ldr r3, [pc, #2112] @ 746fc │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ + ldr r3, [r4, r3] │ │ │ │ str r2, [r3] │ │ │ │ - bl 24a34 │ │ │ │ - ldr r2, [pc, #2076] @ 71840 │ │ │ │ - ldr r6, [r4, r2] │ │ │ │ - mov r3, r0 │ │ │ │ + bl 24960 │ │ │ │ + ldr r3, [pc, #2092] @ 74700 │ │ │ │ + mov r2, r0 │ │ │ │ ldr r0, [r5, #92] @ 0x5c │ │ │ │ - str r3, [r6] │ │ │ │ - bl 24a34 │ │ │ │ + ldr r6, [r4, r3] │ │ │ │ + str r2, [r6] │ │ │ │ + bl 24960 │ │ │ │ str r0, [r6, #4] │ │ │ │ ldr r0, [r5, #96] @ 0x60 │ │ │ │ - bl 23db0 │ │ │ │ + bl 23ce8 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ str r3, [r6, #8] │ │ │ │ - bl 23db0 │ │ │ │ + bl 23ce8 │ │ │ │ str r0, [r6, #12] │ │ │ │ ldr r0, [r5, #272] @ 0x110 │ │ │ │ - bl 22e80 │ │ │ │ - ldr r3, [pc, #2016] @ 71844 │ │ │ │ + bl 22ddc │ │ │ │ + ldr r3, [pc, #2032] @ 74704 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ ldr r0, [r5, #240] @ 0xf0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ vstr s0, [r3] │ │ │ │ - bl 24a34 │ │ │ │ + bl 24960 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 7108c │ │ │ │ - ldr r3, [pc, #1988] @ 71848 │ │ │ │ + beq 73f3c │ │ │ │ + ldr r3, [pc, #2004] @ 74708 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r2, [r3] │ │ │ │ - ldr r3, [pc, #1976] @ 7184c │ │ │ │ + ldr r3, [pc, #1992] @ 7470c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #244] @ 0xf4 │ │ │ │ - bl 24a34 │ │ │ │ + bl 24960 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 710b4 │ │ │ │ - ldr r3, [pc, #1948] @ 71848 │ │ │ │ + beq 73f64 │ │ │ │ + ldr r3, [pc, #1964] @ 74708 │ │ │ │ mov r2, #1 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r2, [r3] │ │ │ │ - ldr r3, [pc, #1940] @ 71850 │ │ │ │ + ldr r3, [pc, #1956] @ 74710 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #248] @ 0xf8 │ │ │ │ - bl 24a34 │ │ │ │ + bl 24960 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 710dc │ │ │ │ - ldr r3, [pc, #1908] @ 71848 │ │ │ │ + beq 73f8c │ │ │ │ + ldr r3, [pc, #1924] @ 74708 │ │ │ │ mov r2, #2 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r2, [r3] │ │ │ │ - ldr r3, [pc, #1904] @ 71854 │ │ │ │ + ldr r3, [pc, #1920] @ 74714 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #252] @ 0xfc │ │ │ │ - bl 24a34 │ │ │ │ + bl 24960 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 71104 │ │ │ │ - ldr r3, [pc, #1868] @ 71848 │ │ │ │ + beq 73fb4 │ │ │ │ + ldr r3, [pc, #1884] @ 74708 │ │ │ │ mov r2, #3 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r2, [r3] │ │ │ │ - ldr r3, [pc, #1868] @ 71858 │ │ │ │ + ldr r3, [pc, #1884] @ 74718 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #296] @ 0x128 │ │ │ │ - bl 246b0 │ │ │ │ + bl 245e8 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 7174c │ │ │ │ - ldr r3, [pc, #1840] @ 7185c │ │ │ │ + bne 74608 │ │ │ │ + ldr r3, [pc, #1856] @ 7471c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #304] @ 0x130 │ │ │ │ - bl 24a34 │ │ │ │ + bl 24960 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 71738 │ │ │ │ - ldr r3, [pc, #1820] @ 71860 │ │ │ │ + bne 745f4 │ │ │ │ + ldr r3, [pc, #1836] @ 74720 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #308] @ 0x134 │ │ │ │ - bl 24a34 │ │ │ │ + bl 24960 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 71724 │ │ │ │ - ldr r3, [pc, #1800] @ 71864 │ │ │ │ + bne 745e0 │ │ │ │ + ldr r3, [pc, #1816] @ 74724 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #312] @ 0x138 │ │ │ │ - bl 24a34 │ │ │ │ + bl 24960 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 71710 │ │ │ │ - ldr r3, [pc, #1780] @ 71868 │ │ │ │ + bne 745cc │ │ │ │ + ldr r3, [pc, #1796] @ 74728 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #316] @ 0x13c │ │ │ │ - bl 24a34 │ │ │ │ + bl 24960 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 7162c │ │ │ │ - ldr r5, [pc, #1760] @ 7186c │ │ │ │ + bne 744e8 │ │ │ │ + ldr r5, [pc, #1776] @ 7472c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r5, #352] @ 0x160 │ │ │ │ - bl 24a34 │ │ │ │ - ldr r2, [pc, #1748] @ 71870 │ │ │ │ - ldr r3, [pc, #1748] @ 71874 │ │ │ │ - ldr r2, [r4, r2] │ │ │ │ - mvn r1, #0 │ │ │ │ - mov ip, r0 │ │ │ │ - str ip, [r2] │ │ │ │ + bl 24960 │ │ │ │ + ldr r2, [pc, #1764] @ 74730 │ │ │ │ + mov r1, r0 │ │ │ │ + ldr r3, [pc, #1760] @ 74734 │ │ │ │ ldr r0, [r5, #356] @ 0x164 │ │ │ │ + ldr r2, [r4, r2] │ │ │ │ + str r1, [r2] │ │ │ │ ldr r5, [r4, r3] │ │ │ │ - str r1, [r5] │ │ │ │ - bl 24a34 │ │ │ │ + mvn r3, #0 │ │ │ │ + str r3, [r5] │ │ │ │ + bl 24960 │ │ │ │ cmp r0, #0 │ │ │ │ movne r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ - ldr r3, [pc, #1704] @ 71878 │ │ │ │ + ldr r3, [pc, #1720] @ 74738 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #360] @ 0x168 │ │ │ │ - bl 72eb8 │ │ │ │ - bl 246b0 │ │ │ │ - ldr r3, [pc, #1688] @ 7187c │ │ │ │ + bl 75f88 │ │ │ │ + bl 245e8 │ │ │ │ + ldr r3, [pc, #1704] @ 7473c │ │ │ │ + mov r7, r0 │ │ │ │ ldr r6, [r4, r3] │ │ │ │ ldr r5, [r6] │ │ │ │ cmp r5, #0 │ │ │ │ - mov r7, r0 │ │ │ │ - bne 71204 │ │ │ │ - b 71238 │ │ │ │ + bne 740b4 │ │ │ │ + b 740e8 │ │ │ │ ldr r5, [r6, #4]! │ │ │ │ cmp r5, #0 │ │ │ │ - beq 71238 │ │ │ │ + beq 740e8 │ │ │ │ ldr r3, [r5] │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [r3] │ │ │ │ - bl 60184 │ │ │ │ + bl 62890 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 711f8 │ │ │ │ - ldr r3, [pc, #1628] @ 71880 │ │ │ │ + bne 740a8 │ │ │ │ + ldr r3, [pc, #1644] @ 74740 │ │ │ │ ldr r2, [r5] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r2, #4] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5fb50 │ │ │ │ - ldr r3, [pc, #1604] @ 71884 │ │ │ │ + bl 621b4 │ │ │ │ + ldr r3, [pc, #1620] @ 74744 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #364] @ 0x16c │ │ │ │ - bl 72eb8 │ │ │ │ - bl 246b0 │ │ │ │ - ldr r3, [pc, #1588] @ 71888 │ │ │ │ + bl 75f88 │ │ │ │ + bl 245e8 │ │ │ │ + ldr r3, [pc, #1604] @ 74748 │ │ │ │ + mov r7, r0 │ │ │ │ ldr r6, [r4, r3] │ │ │ │ ldr r5, [r6] │ │ │ │ cmp r5, #0 │ │ │ │ - mov r7, r0 │ │ │ │ - bne 71274 │ │ │ │ - b 712a8 │ │ │ │ + bne 74124 │ │ │ │ + b 74158 │ │ │ │ ldr r5, [r6, #4]! │ │ │ │ cmp r5, #0 │ │ │ │ - beq 712a8 │ │ │ │ + beq 74158 │ │ │ │ ldr r3, [r5] │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [r3] │ │ │ │ - bl 60184 │ │ │ │ + bl 62890 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 71268 │ │ │ │ - ldr r3, [pc, #1528] @ 7188c │ │ │ │ + bne 74118 │ │ │ │ + ldr r3, [pc, #1544] @ 7474c │ │ │ │ ldr r2, [r5] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r2, #4] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5fb50 │ │ │ │ - ldr r5, [pc, #1504] @ 71890 │ │ │ │ + bl 621b4 │ │ │ │ + ldr r5, [pc, #1520] @ 74750 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r5, #116] @ 0x74 │ │ │ │ - bl 24a34 │ │ │ │ - ldr r3, [pc, #1492] @ 71894 │ │ │ │ - ldr r3, [r4, r3] │ │ │ │ + bl 24960 │ │ │ │ + ldr r3, [pc, #1508] @ 74754 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r5, #376] @ 0x178 │ │ │ │ - str r2, [r3] │ │ │ │ - bl 24a34 │ │ │ │ - ldr r3, [pc, #1472] @ 71898 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ + str r2, [r3] │ │ │ │ + bl 24960 │ │ │ │ + ldr r3, [pc, #1488] @ 74758 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r5, #380] @ 0x17c │ │ │ │ - str r2, [r3] │ │ │ │ - bl 24a34 │ │ │ │ - ldr r3, [pc, #1452] @ 7189c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ + str r2, [r3] │ │ │ │ + bl 24960 │ │ │ │ + ldr r3, [pc, #1468] @ 7475c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r5, #64] @ 0x40 │ │ │ │ + ldr r3, [r4, r3] │ │ │ │ str r2, [r3] │ │ │ │ - bl 24a34 │ │ │ │ - ldr r2, [pc, #1432] @ 718a0 │ │ │ │ - ldr r2, [r4, r2] │ │ │ │ + bl 24960 │ │ │ │ + ldr r2, [pc, #1448] @ 74760 │ │ │ │ clz r3, r0 │ │ │ │ - ldr r0, [r5, #384] @ 0x180 │ │ │ │ lsr r3, r3, #5 │ │ │ │ + ldr r0, [r5, #384] @ 0x180 │ │ │ │ + ldr r2, [r4, r2] │ │ │ │ str r3, [r2] │ │ │ │ - bl 24a34 │ │ │ │ - ldr r3, [pc, #1408] @ 718a4 │ │ │ │ - ldr r3, [r4, r3] │ │ │ │ + bl 24960 │ │ │ │ + ldr r3, [pc, #1424] @ 74764 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r5, #388] @ 0x184 │ │ │ │ - str r2, [r3] │ │ │ │ - bl 24a34 │ │ │ │ - ldr r3, [pc, #1388] @ 718a8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ + str r2, [r3] │ │ │ │ + bl 24960 │ │ │ │ + ldr r3, [pc, #1404] @ 74768 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r5, #392] @ 0x188 │ │ │ │ - str r2, [r3] │ │ │ │ - bl 24a34 │ │ │ │ - ldr r3, [pc, #1368] @ 718ac │ │ │ │ ldr r3, [r4, r3] │ │ │ │ + str r2, [r3] │ │ │ │ + bl 24960 │ │ │ │ + ldr r3, [pc, #1384] @ 7476c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r5, #400] @ 0x190 │ │ │ │ + ldr r3, [r4, r3] │ │ │ │ str r2, [r3] │ │ │ │ - bl 24a34 │ │ │ │ - ldr r2, [pc, #1348] @ 718b0 │ │ │ │ - ldr r2, [r4, r2] │ │ │ │ + bl 24960 │ │ │ │ + ldr r2, [pc, #1364] @ 74770 │ │ │ │ clz r3, r0 │ │ │ │ - ldr r0, [r5, #396] @ 0x18c │ │ │ │ lsr r3, r3, #5 │ │ │ │ + ldr r0, [r5, #396] @ 0x18c │ │ │ │ + ldr r2, [r4, r2] │ │ │ │ str r3, [r2] │ │ │ │ - bl 24a34 │ │ │ │ - ldr r3, [pc, #1324] @ 718b4 │ │ │ │ - ldr r3, [r4, r3] │ │ │ │ + bl 24960 │ │ │ │ + ldr r3, [pc, #1340] @ 74774 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r5, #72] @ 0x48 │ │ │ │ + ldr r3, [r4, r3] │ │ │ │ str r2, [r3] │ │ │ │ - bl 24a34 │ │ │ │ + bl 24960 │ │ │ │ subs r3, r0, #0 │ │ │ │ - bne 716d0 │ │ │ │ - ldr r2, [pc, #1296] @ 718b8 │ │ │ │ - ldr r5, [pc, #1296] @ 718bc │ │ │ │ + bne 7458c │ │ │ │ + ldr r2, [pc, #1312] @ 74778 │ │ │ │ + ldr r5, [pc, #1312] @ 7477c │ │ │ │ ldr r2, [r4, r2] │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r5, #80] @ 0x50 │ │ │ │ str r3, [r2] │ │ │ │ - bl 24a34 │ │ │ │ + bl 24960 │ │ │ │ subs r3, r0, #0 │ │ │ │ - bne 716b0 │ │ │ │ - ldr r2, [pc, #1268] @ 718c0 │ │ │ │ - ldr r5, [pc, #1268] @ 718c4 │ │ │ │ + bne 7456c │ │ │ │ + ldr r2, [pc, #1284] @ 74780 │ │ │ │ + ldr r5, [pc, #1284] @ 74784 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r5, #408] @ 0x198 │ │ │ │ str r3, [r2] │ │ │ │ - bl 246b0 │ │ │ │ - ldr r3, [pc, #1248] @ 718c8 │ │ │ │ - ldr r3, [r4, r3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ + bl 245e8 │ │ │ │ + ldr r3, [pc, #1264] @ 74788 │ │ │ │ mov r1, r0 │ │ │ │ - mov r0, r3 │ │ │ │ - bl 601e8 │ │ │ │ - ldr r0, [r5, #412] @ 0x19c │ │ │ │ - bl 246b0 │ │ │ │ - ldr r3, [pc, #1220] @ 718cc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ + mov r0, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ + bl 628f8 │ │ │ │ + ldr r0, [r5, #412] @ 0x19c │ │ │ │ + bl 245e8 │ │ │ │ + ldr r3, [pc, #1236] @ 7478c │ │ │ │ mov r1, r0 │ │ │ │ + ldr r3, [r4, r3] │ │ │ │ mov r0, r3 │ │ │ │ - bl 601e8 │ │ │ │ - ldr r3, [pc, #1200] @ 718d0 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + bl 628f8 │ │ │ │ + ldr r3, [pc, #1216] @ 74790 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #1116] @ 0x45c │ │ │ │ cmp r3, #0 │ │ │ │ - beq 71440 │ │ │ │ - ldr r4, [pc, #1184] @ 718d4 │ │ │ │ + beq 742f0 │ │ │ │ + ldr r4, [pc, #1200] @ 74794 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 71788 │ │ │ │ - ldr r3, [pc, #1168] @ 718d8 │ │ │ │ + bne 74644 │ │ │ │ + ldr r3, [pc, #1184] @ 74798 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #180] @ 0xb4 │ │ │ │ - bl 21e6c │ │ │ │ - ldr r3, [pc, #1156] @ 718dc │ │ │ │ + bl 21dd4 │ │ │ │ + ldr r3, [pc, #1172] @ 7479c │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r3] │ │ │ │ - b 715d4 │ │ │ │ - ldr r2, [pc, #1144] @ 718e0 │ │ │ │ - ldr r3, [pc, #1144] @ 718e4 │ │ │ │ + b 74484 │ │ │ │ + ldr r2, [pc, #1160] @ 747a0 │ │ │ │ + ldr r3, [pc, #1160] @ 747a4 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ add r3, pc, r3 │ │ │ │ vldr s0, [r3, #200] @ 0xc8 │ │ │ │ vldr s15, [r2] │ │ │ │ vcmp.f32 s15, s0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne 716a0 │ │ │ │ - ldr r2, [pc, #1116] @ 718e8 │ │ │ │ - ldr r3, [pc, #1116] @ 718ec │ │ │ │ + bne 7455c │ │ │ │ + ldr r2, [pc, #1132] @ 747a8 │ │ │ │ + ldr r3, [pc, #1132] @ 747ac │ │ │ │ ldr r2, [r4, r2] │ │ │ │ add r3, pc, r3 │ │ │ │ vldr s15, [r3, #204] @ 0xcc │ │ │ │ vldr s14, [r2] │ │ │ │ - ldr r3, [pc, #1100] @ 718f0 │ │ │ │ + ldr r3, [pc, #1116] @ 747b0 │ │ │ │ vcmp.f32 s14, s15 │ │ │ │ add r3, pc, r3 │ │ │ │ vldr s0, [r3, #224] @ 0xe0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vstrne s15, [r2] │ │ │ │ - ldr r2, [pc, #1080] @ 718f4 │ │ │ │ + ldr r2, [pc, #1096] @ 747b4 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ vldr s15, [r2] │ │ │ │ vcmp.f32 s15, s0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne 71690 │ │ │ │ - ldr r2, [pc, #1060] @ 718f8 │ │ │ │ - ldr r3, [pc, #1060] @ 718fc │ │ │ │ + bne 7454c │ │ │ │ + ldr r2, [pc, #1076] @ 747b8 │ │ │ │ + ldr r3, [pc, #1076] @ 747bc │ │ │ │ ldr r2, [r4, r2] │ │ │ │ add r3, pc, r3 │ │ │ │ vldr s15, [r3, #256] @ 0x100 │ │ │ │ vldr s14, [r2] │ │ │ │ - ldr r3, [pc, #1044] @ 71900 │ │ │ │ + ldr r3, [pc, #1060] @ 747c0 │ │ │ │ vcmp.f32 s14, s15 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #264] @ 0x108 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vstrne s15, [r2] │ │ │ │ - ldr r2, [pc, #1024] @ 71904 │ │ │ │ + ldr r2, [pc, #1040] @ 747c4 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r1, [r2] │ │ │ │ cmp r1, r3 │ │ │ │ strne r3, [r2] │ │ │ │ - ldr r2, [pc, #1008] @ 71908 │ │ │ │ - ldr r3, [pc, #1008] @ 7190c │ │ │ │ + ldr r2, [pc, #1024] @ 747c8 │ │ │ │ + ldr r3, [pc, #1024] @ 747cc │ │ │ │ ldr r2, [r4, r2] │ │ │ │ add r3, pc, r3 │ │ │ │ vldr s0, [r3, #320] @ 0x140 │ │ │ │ vldr s15, [r2] │ │ │ │ vcmp.f32 s15, s0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne 71668 │ │ │ │ - ldr r2, [pc, #980] @ 71910 │ │ │ │ - ldr r3, [pc, #980] @ 71914 │ │ │ │ + bne 74524 │ │ │ │ + ldr r2, [pc, #996] @ 747d0 │ │ │ │ + ldr r3, [pc, #996] @ 747d4 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ add r3, pc, r3 │ │ │ │ vldr s0, [r3, #328] @ 0x148 │ │ │ │ vldr s15, [r2] │ │ │ │ vcmp.f32 s15, s0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne 71640 │ │ │ │ - ldr r2, [pc, #952] @ 71918 │ │ │ │ - ldr r3, [pc, #952] @ 7191c │ │ │ │ + bne 744fc │ │ │ │ + ldr r2, [pc, #968] @ 747d8 │ │ │ │ + ldr r3, [pc, #968] @ 747dc │ │ │ │ ldr r2, [r4, r2] │ │ │ │ add r3, pc, r3 │ │ │ │ vldr s0, [r3, #336] @ 0x150 │ │ │ │ vldr s15, [r2] │ │ │ │ vcmp.f32 s15, s0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne 71700 │ │ │ │ - ldr r2, [pc, #924] @ 71920 │ │ │ │ - ldr r3, [pc, #924] @ 71924 │ │ │ │ + bne 745bc │ │ │ │ + ldr r2, [pc, #940] @ 747e0 │ │ │ │ + ldr r3, [pc, #940] @ 747e4 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ add r3, pc, r3 │ │ │ │ vldr s0, [r3, #344] @ 0x158 │ │ │ │ vldr s15, [r2] │ │ │ │ vcmp.f32 s15, s0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne 716f0 │ │ │ │ - ldr r2, [pc, #896] @ 71928 │ │ │ │ - ldr r3, [pc, #896] @ 7192c │ │ │ │ + bne 745ac │ │ │ │ + ldr r2, [pc, #912] @ 747e8 │ │ │ │ + ldr r3, [pc, #912] @ 747ec │ │ │ │ ldr r2, [r4, r2] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #368] @ 0x170 │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 715d4 │ │ │ │ + beq 74484 │ │ │ │ vmov s15, r3 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #2 │ │ │ │ vcvt.f32.s32 s0, s15 │ │ │ │ - bl 73a94 │ │ │ │ - ldr r4, [pc, #852] @ 71930 │ │ │ │ + bl 76c74 │ │ │ │ + ldr r4, [pc, #868] @ 747f0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ - bl 22850 │ │ │ │ + bl 227ac │ │ │ │ ldr r0, [r4, #176] @ 0xb0 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 70d9c │ │ │ │ + beq 73c28 │ │ │ │ add sp, sp, #12 │ │ │ │ - pop {r4, r5, r6, r7, lr} │ │ │ │ - b 22850 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr lr, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + b 227ac │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #115 @ 0x73 │ │ │ │ - bne 70d40 │ │ │ │ + bne 73bcc │ │ │ │ ldrb r3, [r4, #2] │ │ │ │ cmp r3, #115 @ 0x73 │ │ │ │ - bne 70d40 │ │ │ │ - bl 6ffa4 │ │ │ │ - ldr r3, [pc, #788] @ 71934 │ │ │ │ + bne 73bcc │ │ │ │ + bl 72e10 │ │ │ │ + ldr r3, [pc, #792] @ 747f4 │ │ │ │ mov r1, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #148] @ 0x94 │ │ │ │ - b 70de0 │ │ │ │ + b 73c84 │ │ │ │ + vmov.f32 s0, #8 @ 0x40400000 3.0 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #7 │ │ │ │ - vmov.f32 s0, #8 @ 0x40400000 3.0 │ │ │ │ - bl 73a94 │ │ │ │ - b 71184 │ │ │ │ + bl 76c74 │ │ │ │ + b 74034 │ │ │ │ vcvt.f64.f32 d0, s0 │ │ │ │ - vmov.f64 d6, #64 @ 0x3e000000 0.125 │ │ │ │ - vldr d7, [pc, #360] @ 717b8 │ │ │ │ + vmov.f64 d17, #64 @ 0x3e000000 0.125 │ │ │ │ + vldr d16, [pc, #364] @ 74678 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #12 │ │ │ │ - vmul.f64 d0, d0, d6 │ │ │ │ - vmul.f64 d0, d0, d7 │ │ │ │ + vmul.f64 d0, d0, d17 │ │ │ │ + vmul.f64 d0, d0, d16 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ - bl 73a94 │ │ │ │ - b 71558 │ │ │ │ + bl 76c74 │ │ │ │ + b 74408 │ │ │ │ vcvt.f64.f32 d0, s0 │ │ │ │ - vmov.f64 d6, #64 @ 0x3e000000 0.125 │ │ │ │ - vldr d7, [pc, #320] @ 717b8 │ │ │ │ + vmov.f64 d17, #64 @ 0x3e000000 0.125 │ │ │ │ + vldr d16, [pc, #324] @ 74678 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #8 │ │ │ │ - vmul.f64 d0, d0, d6 │ │ │ │ - vmul.f64 d0, d0, d7 │ │ │ │ + vmul.f64 d0, d0, d17 │ │ │ │ + vmul.f64 d0, d0, d16 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ - bl 73a94 │ │ │ │ - b 71534 │ │ │ │ + bl 76c74 │ │ │ │ + b 743e4 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #15 │ │ │ │ - bl 73a94 │ │ │ │ - b 714cc │ │ │ │ + bl 76c74 │ │ │ │ + b 7437c │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #6 │ │ │ │ - bl 73a94 │ │ │ │ - b 71484 │ │ │ │ + bl 76c74 │ │ │ │ + b 74334 │ │ │ │ ldr r0, [r5, #404] @ 0x194 │ │ │ │ - bl 22e80 │ │ │ │ - ldr r2, [pc, #632] @ 71938 │ │ │ │ + bl 22ddc │ │ │ │ + ldr r2, [pc, #636] @ 747f8 │ │ │ │ + vcvt.s32.f64 s0, d0 │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ - vcvt.s32.f64 s0, d0 │ │ │ │ vstr s0, [r2] │ │ │ │ - b 713c4 │ │ │ │ + b 74274 │ │ │ │ ldr r0, [r5, #372] @ 0x174 │ │ │ │ - bl 22e80 │ │ │ │ - ldr r2, [pc, #604] @ 7193c │ │ │ │ + bl 22ddc │ │ │ │ + ldr r2, [pc, #608] @ 747fc │ │ │ │ + vcvt.s32.f64 s0, d0 │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ - vcvt.s32.f64 s0, d0 │ │ │ │ vstr s0, [r2] │ │ │ │ - b 713a0 │ │ │ │ + b 74250 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #11 │ │ │ │ - bl 73a94 │ │ │ │ - b 715a0 │ │ │ │ + bl 76c74 │ │ │ │ + b 74450 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #13 │ │ │ │ - bl 73a94 │ │ │ │ - b 7157c │ │ │ │ - mov r1, #0 │ │ │ │ - mov r0, #7 │ │ │ │ + bl 76c74 │ │ │ │ + b 7442c │ │ │ │ vmov.f32 s0, #0 @ 0x40000000 2.0 │ │ │ │ - bl 73a94 │ │ │ │ - b 7116c │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #7 │ │ │ │ + bl 76c74 │ │ │ │ + b 7401c │ │ │ │ vmov.f32 s0, #112 @ 0x3f800000 1.0 │ │ │ │ - bl 73a94 │ │ │ │ - b 71154 │ │ │ │ - vldr s0, [pc, #128] @ 717c0 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #7 │ │ │ │ - bl 73a94 │ │ │ │ - b 7113c │ │ │ │ - ldr r3, [pc, #492] @ 71940 │ │ │ │ + bl 76c74 │ │ │ │ + b 74004 │ │ │ │ + vldr s0, [pc, #132] @ 74680 │ │ │ │ + mov r1, #0 │ │ │ │ + mov r0, #7 │ │ │ │ + bl 76c74 │ │ │ │ + b 73fec │ │ │ │ + ldr r3, [pc, #496] @ 74800 │ │ │ │ mov r1, r0 │ │ │ │ ldr r6, [r4, r3] │ │ │ │ ldr r0, [r6] │ │ │ │ - bl 60184 │ │ │ │ + bl 62890 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 71124 │ │ │ │ + beq 73fd4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 601e8 │ │ │ │ - vldr s0, [pc, #68] @ 717c0 │ │ │ │ + bl 628f8 │ │ │ │ + vldr s0, [pc, #72] @ 74680 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 73a94 │ │ │ │ - b 71124 │ │ │ │ - ldr r1, [pc, #436] @ 71944 │ │ │ │ - ldr r0, [pc, #436] @ 71948 │ │ │ │ - add r1, pc, r1 │ │ │ │ + bl 76c74 │ │ │ │ + b 73fd4 │ │ │ │ + ldr r1, [pc, #440] @ 74804 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #436] @ 74808 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, #0 │ │ │ │ - bl 61ad8 │ │ │ │ + bl 6435c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #4] │ │ │ │ - b 71440 │ │ │ │ + b 742f0 │ │ │ │ + nop {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ subsmi r0, r9, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andseq r8, lr, r2, lsl #5 │ │ │ │ - eoreq sp, ip, ip, asr #11 │ │ │ │ - mlaeq sp, r4, ip, fp │ │ │ │ - andseq r9, r5, r4, lsr r2 │ │ │ │ - andeq r1, r0, r8, asr #20 │ │ │ │ - eoreq fp, sp, r0, ror #23 │ │ │ │ - strhteq fp, [sp], -r8 │ │ │ │ - andeq r1, r0, ip, lsr r7 │ │ │ │ - @ instruction: 0x000019b8 │ │ │ │ - andeq r1, r0, r0, lsl #25 │ │ │ │ - andeq r1, r0, r0, asr #23 │ │ │ │ + andseq r7, pc, r2, asr #12 │ │ │ │ + eoreq sl, lr, r0, asr r7 │ │ │ │ + eoreq r8, pc, r8, lsl #28 │ │ │ │ + @ instruction: 0x001685f4 │ │ │ │ + andeq r1, r0, r4, lsr sl │ │ │ │ + eoreq r8, pc, ip, lsr sp @ │ │ │ │ + eoreq r8, pc, r8, lsl #26 │ │ │ │ + andeq r1, r0, r8, lsr #14 │ │ │ │ + andeq r1, r0, r4, lsr #19 │ │ │ │ + andeq r1, r0, ip, ror #24 │ │ │ │ andeq r1, r0, ip, lsr #23 │ │ │ │ - andeq r1, r0, r8, lsr #15 │ │ │ │ - andeq r1, r0, ip, lsr #11 │ │ │ │ - eoreq fp, sp, r4, lsl #22 │ │ │ │ - strdeq r1, [r0], -r4 │ │ │ │ - ldrdeq fp, [sp], -ip @ │ │ │ │ - andeq r1, r0, ip, lsr fp │ │ │ │ - andeq r1, r0, r8, asr #21 │ │ │ │ - andeq r1, r0, r4, lsl #17 │ │ │ │ - eoreq fp, sp, ip, lsl #21 │ │ │ │ - andeq r1, r0, r4, ror #17 │ │ │ │ - eoreq fp, sp, r0, ror #20 │ │ │ │ - eoreq fp, sp, ip, lsr sl │ │ │ │ - andeq r1, r0, r8, ror #16 │ │ │ │ - andeq r1, r0, r0, asr #15 │ │ │ │ - @ instruction: 0x00001ab0 │ │ │ │ - andeq r1, r0, r4, lsl #25 │ │ │ │ - andeq r1, r0, ip, lsl #11 │ │ │ │ + muleq r0, r8, fp │ │ │ │ + muleq r0, r4, r7 │ │ │ │ + muleq r0, r8, r5 │ │ │ │ + eoreq r8, pc, r4, asr ip @ │ │ │ │ + andeq r1, r0, r0, ror #21 │ │ │ │ + eoreq r8, pc, ip, lsr #24 │ │ │ │ + andeq r1, r0, r8, lsr #22 │ │ │ │ + @ instruction: 0x00001ab4 │ │ │ │ + andeq r1, r0, r0, ror r8 │ │ │ │ + ldrdeq r8, [pc], -r4 @ │ │ │ │ + ldrdeq r1, [r0], -r0 │ │ │ │ + eoreq r8, pc, ip, lsr #23 │ │ │ │ + eoreq r8, pc, ip, lsl #23 │ │ │ │ + andeq r1, r0, r4, asr r8 │ │ │ │ + andeq r1, r0, ip, lsr #15 │ │ │ │ + muleq r0, ip, sl │ │ │ │ + andeq r1, r0, r0, ror ip │ │ │ │ + andeq r1, r0, r8, ror r5 │ │ │ │ + andeq r1, r0, r8, ror r9 │ │ │ │ + andeq r1, r0, r4, lsr r7 │ │ │ │ + andeq r1, r0, r0, asr r8 │ │ │ │ + andeq r1, r0, ip, asr #25 │ │ │ │ + andeq r1, r0, r4, lsl r9 │ │ │ │ + eoreq r8, pc, r8, ror #20 │ │ │ │ + eoreq r8, pc, r0, asr #20 │ │ │ │ + eoreq r8, pc, r8, lsl sl @ │ │ │ │ + strdeq r8, [pc], -r0 @ │ │ │ │ + ldrdeq r8, [pc], -r0 @ │ │ │ │ + strhteq r8, [pc], -r8 │ │ │ │ + eoreq r8, pc, r0, lsr #19 │ │ │ │ + eoreq r8, pc, r8, lsl #19 │ │ │ │ + eoreq r8, pc, r0, ror r9 @ │ │ │ │ + andeq r1, r0, r8, lsr r7 │ │ │ │ + andeq r1, r0, r4, asr #21 │ │ │ │ + eoreq r8, pc, ip, lsr #18 │ │ │ │ + strdeq r1, [r0], -r8 │ │ │ │ + andeq r1, r0, ip, lsl #23 │ │ │ │ + strhteq r8, [pc], -ip │ │ │ │ + andeq r1, r0, ip, ror #12 │ │ │ │ + muleq r0, ip, r8 │ │ │ │ + eoreq r8, pc, ip, asr #16 │ │ │ │ + andeq r1, r0, r8, ror #21 │ │ │ │ + andeq r1, r0, ip, asr #10 │ │ │ │ + andeq r1, r0, r8, lsr #19 │ │ │ │ + andeq r1, r0, r8, lsl #19 │ │ │ │ + andeq r1, r0, ip, lsl #12 │ │ │ │ andeq r1, r0, ip, lsl #19 │ │ │ │ - andeq r1, r0, r8, asr #14 │ │ │ │ - andeq r1, r0, r4, ror #16 │ │ │ │ - andeq r1, r0, r0, ror #25 │ │ │ │ - andeq r1, r0, r8, lsr #18 │ │ │ │ - eoreq fp, sp, r8, lsl r9 │ │ │ │ - strdeq fp, [sp], -r0 @ │ │ │ │ - eoreq fp, sp, r8, asr #17 │ │ │ │ - eoreq fp, sp, r0, lsr #17 │ │ │ │ - eoreq fp, sp, r0, lsl #17 │ │ │ │ - eoreq fp, sp, r8, ror #16 │ │ │ │ - eoreq fp, sp, r0, asr r8 │ │ │ │ - eoreq fp, sp, r8, lsr r8 │ │ │ │ - eoreq fp, sp, r0, lsr #16 │ │ │ │ - andeq r1, r0, ip, asr #14 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - ldrdeq fp, [sp], -ip @ │ │ │ │ - andeq r1, r0, ip, lsl #24 │ │ │ │ - andeq r1, r0, r0, lsr #23 │ │ │ │ - eoreq fp, sp, ip, ror #14 │ │ │ │ - andeq r1, r0, r0, lsl #13 │ │ │ │ - @ instruction: 0x000018b0 │ │ │ │ - strdeq fp, [sp], -ip @ │ │ │ │ - strdeq r1, [r0], -ip │ │ │ │ - andeq r1, r0, r0, ror #10 │ │ │ │ - @ instruction: 0x000019bc │ │ │ │ - muleq r0, ip, r9 │ │ │ │ - andeq r1, r0, r0, lsr #12 │ │ │ │ - andeq r1, r0, r0, lsr #19 │ │ │ │ - andeq r1, r0, ip, ror #19 │ │ │ │ - andeq r1, r0, r4, lsr #26 │ │ │ │ - andeq r1, r0, r0, lsr sp │ │ │ │ - andeq r1, r0, r8, ror r7 │ │ │ │ - strdeq fp, [sp], -ip @ │ │ │ │ - andeq r1, r0, ip, ror fp │ │ │ │ - ldrdeq fp, [sp], -r8 @ │ │ │ │ - andeq r1, r0, r8, lsl r7 │ │ │ │ - andeq r1, r0, r8, asr #23 │ │ │ │ - andeq r1, r0, r4, ror #21 │ │ │ │ - eoreq r6, sp, ip, asr #17 │ │ │ │ - eoreq fp, sp, r4, ror #10 │ │ │ │ - eoreq r6, sp, r8, lsr #17 │ │ │ │ - andeq r1, r0, ip, lsl #25 │ │ │ │ - eoreq fp, sp, ip, lsr r5 │ │ │ │ - @ instruction: 0x000015bc │ │ │ │ - eoreq fp, sp, r8, lsl r5 │ │ │ │ - eoreq fp, sp, r4, lsl #10 │ │ │ │ - @ instruction: 0x000018b4 │ │ │ │ - @ instruction: 0x00001bb0 │ │ │ │ - ldrdeq fp, [sp], -r0 @ │ │ │ │ - strhteq fp, [sp], -ip │ │ │ │ - andeq r1, r0, ip, asr #16 │ │ │ │ - andeq r1, r0, r8, asr r6 │ │ │ │ - eoreq fp, sp, ip, lsl #9 │ │ │ │ + andeq r1, r0, r0, lsl sp │ │ │ │ + andeq r1, r0, ip, lsl sp │ │ │ │ + andeq r1, r0, r4, ror #14 │ │ │ │ + eoreq r8, pc, ip, asr #14 │ │ │ │ + andeq r1, r0, r8, ror #22 │ │ │ │ + eoreq r8, pc, r8, lsr #14 │ │ │ │ + andeq r1, r0, r4, lsl #14 │ │ │ │ + @ instruction: 0x00001bb4 │ │ │ │ + ldrdeq r1, [r0], -r0 │ │ │ │ + eoreq r3, pc, ip, lsl sl @ │ │ │ │ + strhteq r8, [pc], -r4 │ │ │ │ + strdeq r3, [pc], -r8 @ │ │ │ │ + andeq r1, r0, r8, ror ip │ │ │ │ + eoreq r8, pc, ip, lsl #13 │ │ │ │ + andeq r1, r0, r8, lsr #11 │ │ │ │ + eoreq r8, pc, r8, ror #12 │ │ │ │ + eoreq r8, pc, r4, asr r6 @ │ │ │ │ + andeq r1, r0, r0, lsr #17 │ │ │ │ + muleq r0, ip, fp │ │ │ │ + eoreq r8, pc, r0, lsr #12 │ │ │ │ + eoreq r8, pc, ip, lsl #12 │ │ │ │ andeq r1, r0, r8, lsr r8 │ │ │ │ - eoreq fp, sp, r8, ror #8 │ │ │ │ - andeq r1, r0, r4, lsl #24 │ │ │ │ - eoreq fp, sp, r4, asr #8 │ │ │ │ - andeq r1, r0, r4, lsr #17 │ │ │ │ - eoreq fp, sp, r0, lsr #8 │ │ │ │ - andeq r1, r0, ip, asr #23 │ │ │ │ - strdeq fp, [sp], -ip @ │ │ │ │ - ldrdeq fp, [sp], -r0 @ │ │ │ │ - eoreq fp, sp, r8, lsl #7 │ │ │ │ + andeq r1, r0, r4, asr #12 │ │ │ │ + ldrdeq r8, [pc], -ip @ │ │ │ │ + andeq r1, r0, r4, lsr #16 │ │ │ │ + strhteq r8, [pc], -r8 │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ - @ instruction: 0x000016b4 │ │ │ │ - andeq r1, r0, ip, lsr #26 │ │ │ │ - andseq r9, r6, r4, lsr #5 │ │ │ │ - andseq r2, r6, r0, asr #15 │ │ │ │ + mlaeq pc, r4, r5, r8 @ │ │ │ │ + muleq r0, r0, r8 │ │ │ │ + eoreq r8, pc, r0, ror r5 @ │ │ │ │ + @ instruction: 0x00001bb8 │ │ │ │ + eoreq r8, pc, ip, asr #10 │ │ │ │ + eoreq r8, pc, r0, lsr #10 │ │ │ │ + eoreq r8, pc, ip, asr #9 │ │ │ │ + ldrdeq r1, [r0], -ip │ │ │ │ + andeq r1, r0, r0, lsr #13 │ │ │ │ + andeq r1, r0, r8, lsl sp │ │ │ │ + andseq r8, r7, r4, lsr r6 │ │ │ │ + andseq r1, r7, r4, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - mov r1, #3 │ │ │ │ mov r0, #0 │ │ │ │ - bl 70cd4 │ │ │ │ + mov r1, #3 │ │ │ │ + bl 73b58 │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ mov r0, #1 │ │ │ │ - pop {r4, pc} │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ - ldr r2, [pc, #796] @ 71ca4 │ │ │ │ - ldr r3, [pc, #796] @ 71ca8 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ + ldr r2, [pc, #820] @ 74b98 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r5, #0 │ │ │ │ + ldr r3, [pc, #812] @ 74b9c │ │ │ │ + ldr r4, [pc, #812] @ 74ba0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r6, [pc, #808] @ 74ba4 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + add r4, pc, r4 │ │ │ │ + ldr r9, [pc, #800] @ 74ba8 │ │ │ │ + add r6, pc, r6 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ str r5, [sp, #16] │ │ │ │ - bl 22070 │ │ │ │ - ldr r4, [pc, #760] @ 71cac │ │ │ │ - ldr r6, [pc, #760] @ 71cb0 │ │ │ │ - add r4, pc, r4 │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r9, [pc, #752] @ 71cb4 │ │ │ │ - add r9, pc, r9 │ │ │ │ + bl 21fcc │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 25304 │ │ │ │ - ldr r1, [pc, #736] @ 71cb8 │ │ │ │ - add r1, pc, r1 │ │ │ │ + bl 25230 │ │ │ │ + ldr r1, [pc, #764] @ 74bac │ │ │ │ + add r9, pc, r9 │ │ │ │ str r0, [r4, #128] @ 0x80 │ │ │ │ - bl 2399c │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 238d4 │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ mov r1, #1 │ │ │ │ - bl 21d7c │ │ │ │ + bl 21ce4 │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ mov r1, r5 │ │ │ │ - bl 21cb0 │ │ │ │ - ldr r2, [pc, #700] @ 71cbc │ │ │ │ - ldr r1, [pc, #700] @ 71cc0 │ │ │ │ + bl 21c18 │ │ │ │ + ldr r2, [pc, #724] @ 74bb0 │ │ │ │ + ldr r1, [pc, #724] @ 74bb4 │ │ │ │ + ldr r0, [r4, #128] @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ + bl 247c8 │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ - bl 2489c │ │ │ │ + bl 23d78 │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ - bl 23e40 │ │ │ │ + bl 64238 │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ - bl 619f0 │ │ │ │ - ldr r0, [r4, #128] @ 0x80 │ │ │ │ - bl 72698 │ │ │ │ + bl 75664 │ │ │ │ mov r1, r5 │ │ │ │ - bl 728c0 │ │ │ │ + bl 758cc │ │ │ │ mov r1, r5 │ │ │ │ mov sl, r0 │ │ │ │ - bl 728c0 │ │ │ │ + bl 758cc │ │ │ │ mov r1, #1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 7293c │ │ │ │ - ldr r1, [pc, #628] @ 71cc4 │ │ │ │ + bl 75954 │ │ │ │ + ldr r1, [pc, #652] @ 74bb8 │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, fp │ │ │ │ - bl 72878 │ │ │ │ + bl 75870 │ │ │ │ mov r0, fp │ │ │ │ - bl 72d94 │ │ │ │ - ldr fp, [pc, #592] @ 71cc8 │ │ │ │ + ldr fp, [pc, #620] @ 74bbc │ │ │ │ + bl 75e44 │ │ │ │ + str r0, [r4, #120] @ 0x78 │ │ │ │ add fp, pc, fp │ │ │ │ mov r1, fp │ │ │ │ - str r0, [r4, #120] @ 0x78 │ │ │ │ - bl 2567c │ │ │ │ - ldr r1, [pc, #576] @ 71ccc │ │ │ │ + bl 255a8 │ │ │ │ + ldr r1, [pc, #600] @ 74bc0 │ │ │ │ ldr r0, [r4, #120] @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 2567c │ │ │ │ - ldr r1, [pc, #564] @ 71cd0 │ │ │ │ + bl 255a8 │ │ │ │ + ldr r1, [pc, #588] @ 74bc4 │ │ │ │ ldr r0, [r4, #120] @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 2567c │ │ │ │ - ldr r1, [pc, #552] @ 71cd4 │ │ │ │ + bl 255a8 │ │ │ │ + ldr r1, [pc, #576] @ 74bc8 │ │ │ │ ldr r0, [r4, #120] @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 2567c │ │ │ │ - ldr r1, [pc, #540] @ 71cd8 │ │ │ │ + bl 255a8 │ │ │ │ + ldr r1, [pc, #564] @ 74bcc │ │ │ │ ldr r0, [r4, #120] @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 2567c │ │ │ │ + bl 255a8 │ │ │ │ ldr r0, [r4, #120] @ 0x78 │ │ │ │ - bl 72eb8 │ │ │ │ + bl 75f88 │ │ │ │ mov r1, fp │ │ │ │ - bl 24260 │ │ │ │ + add fp, sp, #16 │ │ │ │ + bl 24198 │ │ │ │ mov r0, r8 │ │ │ │ - bl 72b88 │ │ │ │ + bl 75c00 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 728c0 │ │ │ │ - ldr r1, [pc, #492] @ 71cdc │ │ │ │ - mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add fp, sp, #16 │ │ │ │ + bl 758cc │ │ │ │ + ldr r1, [pc, #512] @ 74bd0 │ │ │ │ mov r8, r0 │ │ │ │ + mov r2, #5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r8 │ │ │ │ - bl 72878 │ │ │ │ - ldr r1, [pc, #460] @ 71ce0 │ │ │ │ + bl 75870 │ │ │ │ + ldr r1, [pc, #484] @ 74bd4 │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, fp │ │ │ │ - bl 72a00 │ │ │ │ - ldr r1, [pc, #432] @ 71ce4 │ │ │ │ + bl 75a30 │ │ │ │ + ldr r1, [pc, #456] @ 74bd8 │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ str r0, [r4, #432] @ 0x1b0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, fp │ │ │ │ - bl 72a00 │ │ │ │ + bl 75a30 │ │ │ │ str r0, [r4, #124] @ 0x7c │ │ │ │ mov r0, sl │ │ │ │ - bl 72b88 │ │ │ │ + bl 75c00 │ │ │ │ mov r0, sl │ │ │ │ - bl 72be0 │ │ │ │ - mov r1, #4 │ │ │ │ + mov sl, #1 │ │ │ │ + bl 75c64 │ │ │ │ mov r8, r0 │ │ │ │ - bl 21b18 │ │ │ │ + mov r1, #4 │ │ │ │ + bl 21a80 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, #10 │ │ │ │ - bl 25598 │ │ │ │ - ldr r1, [pc, #356] @ 71ce8 │ │ │ │ + bl 254c4 │ │ │ │ + ldr r1, [pc, #376] @ 74bdc │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r8 │ │ │ │ - bl 72b54 │ │ │ │ - ldr r1, [pc, #332] @ 71cec │ │ │ │ + bl 75bb8 │ │ │ │ + ldr r1, [pc, #352] @ 74be0 │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ str r0, [r4, #436] @ 0x1b4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 248f0 │ │ │ │ + ldr r6, [pc, #340] @ 74be4 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r8 │ │ │ │ - bl 72b54 │ │ │ │ - ldr r6, [pc, #304] @ 71cf0 │ │ │ │ - mov r8, #1 │ │ │ │ add r6, pc, r6 │ │ │ │ - stm sp, {r5, r8} │ │ │ │ + ldr r8, [pc, #324] @ 74be8 │ │ │ │ + bl 75bb8 │ │ │ │ movw r3, #65293 @ 0xff0d │ │ │ │ - mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ + str r5, [sp] │ │ │ │ + mov r1, r6 │ │ │ │ str r0, [r4, #440] @ 0x1b8 │ │ │ │ ldr r0, [r4, #436] @ 0x1b4 │ │ │ │ - bl 21f08 │ │ │ │ + str sl, [sp, #4] │ │ │ │ + add r8, pc, r8 │ │ │ │ + bl 21e70 │ │ │ │ movw r3, #65307 @ 0xff1b │ │ │ │ mov r2, r7 │ │ │ │ - mov r1, r6 │ │ │ │ - stm sp, {r5, r8} │ │ │ │ + stm sp, {r5, sl} │ │ │ │ ldr r0, [r4, #440] @ 0x1b8 │ │ │ │ - bl 21f08 │ │ │ │ - ldr r3, [pc, #244] @ 71cf4 │ │ │ │ - ldr r1, [pc, #244] @ 71cf8 │ │ │ │ + mov r1, r6 │ │ │ │ + bl 21e70 │ │ │ │ + ldr r3, [pc, #260] @ 74bec │ │ │ │ + ldr r1, [pc, #260] @ 74bf0 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ - ldr r9, [pc, #240] @ 71cfc │ │ │ │ - mov r2, r3 │ │ │ │ + str r5, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r3, [sp, #12] │ │ │ │ str r5, [sp, #4] │ │ │ │ - add r3, r4, #128 @ 0x80 │ │ │ │ - str r5, [sp] │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ - bl 21938 │ │ │ │ - mov r2, r9 │ │ │ │ + mov r2, r3 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + add r3, r4, #128 @ 0x80 │ │ │ │ + bl 218a0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r6 │ │ │ │ - str r5, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ + mov r2, r8 │ │ │ │ + str r5, [sp, #4] │ │ │ │ ldr r0, [r4, #436] @ 0x1b4 │ │ │ │ - bl 21938 │ │ │ │ - mov r3, r8 │ │ │ │ - mov r2, r9 │ │ │ │ + bl 218a0 │ │ │ │ + mov r3, sl │ │ │ │ + mov r2, r8 │ │ │ │ + str r5, [sp] │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #4] │ │ │ │ - str r5, [sp] │ │ │ │ ldr r0, [r4, #440] @ 0x1b8 │ │ │ │ - bl 21938 │ │ │ │ + bl 218a0 │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ mov r1, r7 │ │ │ │ - bl 22964 │ │ │ │ - ldr r2, [pc, #136] @ 71d00 │ │ │ │ - ldr r3, [pc, #44] @ 71ca8 │ │ │ │ + bl 228c0 │ │ │ │ + ldr r2, [pc, #156] @ 74bf4 │ │ │ │ + ldr r3, [pc, #64] @ 74b9c │ │ │ │ + ldr r0, [r4, #128] @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - ldr r0, [r4, #128] @ 0x80 │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 71ca0 │ │ │ │ + bne 74b94 │ │ │ │ add sp, sp, #28 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq ip, ip, r8, lsr r9 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - strdeq sl, [sp], -r4 @ │ │ │ │ - andseq r2, r6, r0, lsr #11 │ │ │ │ - eoreq ip, ip, r0, lsl #18 │ │ │ │ - andseq r9, r6, r0, lsr #1 │ │ │ │ - andseq r7, r5, r0, ror r3 │ │ │ │ - andseq r9, r6, r8, ror r0 │ │ │ │ - andseq sp, r5, r4, lsr fp │ │ │ │ - andseq r9, r6, r4, lsl r0 │ │ │ │ - andseq r9, r6, r8 │ │ │ │ - andseq r9, r6, r8 │ │ │ │ - andseq r9, r6, r8 │ │ │ │ - andseq r9, r6, r8 │ │ │ │ - andseq r8, r6, r4, ror #31 │ │ │ │ - andseq r4, r6, ip, asr #27 │ │ │ │ - @ instruction: 0x00168fb0 │ │ │ │ - andseq r3, r6, r0, asr #31 │ │ │ │ - andseq r4, r6, r8, asr r2 │ │ │ │ - mulseq r6, r0, pc @ │ │ │ │ - muleq r0, r8, fp │ │ │ │ - andseq r3, r6, ip, lsr pc │ │ │ │ - @ instruction: 0xffffa690 │ │ │ │ - eoreq ip, ip, r8, asr #12 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eoreq r9, lr, r0, ror #20 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eoreq r8, pc, ip, lsr #2 │ │ │ │ + andseq r1, r7, r4, lsr #18 │ │ │ │ + eoreq r9, lr, r4, lsr #20 │ │ │ │ + andseq r8, r7, r0, lsl r4 │ │ │ │ + andseq r6, r6, r0, ror #13 │ │ │ │ + andseq r8, r7, r8, ror #7 │ │ │ │ + andseq ip, r6, r0, lsr #29 │ │ │ │ + andseq r8, r7, r4, lsl #7 │ │ │ │ + andseq r8, r7, ip, ror r3 │ │ │ │ + andseq r8, r7, ip, ror r3 │ │ │ │ + andseq r8, r7, ip, ror r3 │ │ │ │ + andseq r8, r7, ip, ror r3 │ │ │ │ + andseq r8, r7, ip, asr #6 │ │ │ │ + andseq r4, r7, ip, lsr r1 │ │ │ │ + andseq r8, r7, ip, lsl r3 │ │ │ │ + andseq r3, r7, ip, lsr #6 │ │ │ │ + @ instruction: 0x001735bc │ │ │ │ + andseq r3, r7, r8, lsl #6 │ │ │ │ + @ instruction: 0xffffa5bc │ │ │ │ + andeq r1, r0, r4, lsl #23 │ │ │ │ + andseq r3, r7, r8, lsr #5 │ │ │ │ + eoreq r9, lr, r4, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r4, [pc, #140] @ 71da8 │ │ │ │ - ldr r5, [pc, #140] @ 71dac │ │ │ │ + ldr r4, [pc, #148] @ 74cac │ │ │ │ + ldr r5, [pc, #148] @ 74cb0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 71d38 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - b 61a5c │ │ │ │ - bl 71970 │ │ │ │ + beq 74c40 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ + add sp, sp, #16 │ │ │ │ + b 642c8 │ │ │ │ + bl 7483c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #120] @ 0x78 │ │ │ │ str r3, [r4, #128] @ 0x80 │ │ │ │ - bl 72eb8 │ │ │ │ - ldr r3, [pc, #92] @ 71db0 │ │ │ │ + bl 75f88 │ │ │ │ + ldr r3, [pc, #88] @ 74cb4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ - bl 24260 │ │ │ │ + bl 24198 │ │ │ │ ldr r0, [r4, #432] @ 0x1b0 │ │ │ │ mov r1, #1 │ │ │ │ - bl 24644 │ │ │ │ - ldr r3, [pc, #68] @ 71db4 │ │ │ │ + bl 2457c │ │ │ │ + ldr r3, [pc, #64] @ 74cb8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 71d98 │ │ │ │ - ldr r4, [pc, #52] @ 71db8 │ │ │ │ + bne 74c9c │ │ │ │ + ldr r4, [pc, #48] @ 74cbc │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ - bl 23444 │ │ │ │ + bl 23388 │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - b 61a5c │ │ │ │ + b 74c2c │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ mov r1, #1 │ │ │ │ - bl 24644 │ │ │ │ - b 71d7c │ │ │ │ - eoreq sl, sp, ip, lsl #25 │ │ │ │ - mlaeq ip, ip, r5, ip │ │ │ │ - andeq r1, r0, r0, lsr #13 │ │ │ │ - andeq r1, r0, r4, lsr #18 │ │ │ │ - eoreq sl, sp, r8, lsr #24 │ │ │ │ + bl 2457c │ │ │ │ + b 74c84 │ │ │ │ + mlaeq pc, r0, sp, r7 @ │ │ │ │ + strhteq r9, [lr], -r0 │ │ │ │ + andeq r1, r0, ip, lsl #13 │ │ │ │ + andeq r1, r0, r0, lsl r9 │ │ │ │ + eoreq r7, pc, r0, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r4, [pc, #124] @ 71e50 │ │ │ │ - ldr r3, [pc, #124] @ 71e54 │ │ │ │ + ldr r4, [pc, #136] @ 74d68 │ │ │ │ + ldr r3, [pc, #136] @ 74d6c │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4] │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 71e14 │ │ │ │ + beq 74d20 │ │ │ │ cmp r1, #0 │ │ │ │ - beq 71e28 │ │ │ │ + beq 74d40 │ │ │ │ cmp r1, #1 │ │ │ │ - bne 71e14 │ │ │ │ - ldr r2, [pc, #88] @ 71e58 │ │ │ │ + bne 74d20 │ │ │ │ + ldr r2, [pc, #100] @ 74d70 │ │ │ │ ldr r5, [r3, r2] │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 21f74 │ │ │ │ + bl 21edc │ │ │ │ str r0, [r5] │ │ │ │ - ldr r3, [pc, #64] @ 71e5c │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ + ldr r3, [pc, #76] @ 74d74 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ - b 22850 │ │ │ │ - ldr r2, [pc, #40] @ 71e58 │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ + add sp, sp, #16 │ │ │ │ + b 227ac │ │ │ │ + ldr r2, [pc, #40] @ 74d70 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r4, [r3] │ │ │ │ mov r1, r4 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - beq 71e14 │ │ │ │ + beq 74d20 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b0bc │ │ │ │ - b 71e14 │ │ │ │ - mlaeq sp, r0, sp, sl │ │ │ │ - eoreq ip, ip, r4, ror #9 │ │ │ │ - @ instruction: 0x00001ab8 │ │ │ │ - eoreq sl, sp, r8, asr #26 │ │ │ │ + bl 7e6d8 │ │ │ │ + b 74d20 │ │ │ │ + eoreq r7, pc, r4, lsl #29 │ │ │ │ + eoreq r9, lr, r8, ror #11 │ │ │ │ + andeq r1, r0, r4, lsr #21 │ │ │ │ + eoreq r7, pc, r8, lsr lr @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r4, [pc, #160] @ 71f18 │ │ │ │ + ldr r4, [pc, #188] @ 74e58 │ │ │ │ mov r2, #0 │ │ │ │ - add r4, pc, r4 │ │ │ │ mov r5, r3 │ │ │ │ + ldr r7, [pc, #180] @ 74e5c │ │ │ │ + add r4, pc, r4 │ │ │ │ mov r3, r4 │ │ │ │ - bl 219f8 │ │ │ │ + bl 21960 │ │ │ │ ldr r6, [r4] │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r1, r6 │ │ │ │ - bl 251c0 │ │ │ │ - ldr r7, [pc, #124] @ 71f1c │ │ │ │ - add r7, pc, r7 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - bne 71ef0 │ │ │ │ + bne 74df4 │ │ │ │ cmp r5, #0 │ │ │ │ - popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ + beq 74de0 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #5 │ │ │ │ - popne {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r3, [pc, #92] @ 71f20 │ │ │ │ - ldr r5, [pc, #92] @ 71f24 │ │ │ │ + beq 74e14 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + mov r0, r6 │ │ │ │ + str r6, [r4, #8] │ │ │ │ + bl 7e6d8 │ │ │ │ + ldr r0, [r4, #4] │ │ │ │ + bl 23760 │ │ │ │ + ldr r0, [r4, #4] │ │ │ │ + bl 23388 │ │ │ │ + b 74dcc │ │ │ │ + ldr r3, [pc, #68] @ 74e60 │ │ │ │ + ldr r5, [pc, #68] @ 74e64 │ │ │ │ ldr r4, [r7, r3] │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 21f74 │ │ │ │ + bl 21edc │ │ │ │ mov r3, r0 │ │ │ │ - str r3, [r4] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ - pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 22850 │ │ │ │ - mov r0, r6 │ │ │ │ - str r6, [r4, #8] │ │ │ │ - bl 7b0bc │ │ │ │ - ldr r0, [r4, #4] │ │ │ │ - bl 23828 │ │ │ │ - ldr r0, [r4, #4] │ │ │ │ - bl 23444 │ │ │ │ - cmp r5, #0 │ │ │ │ - bne 71eb0 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - eoreq sl, sp, ip, ror #25 │ │ │ │ - eoreq ip, ip, r4, lsr #8 │ │ │ │ - @ instruction: 0x00001ab8 │ │ │ │ - mlaeq sp, ip, ip, sl │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + ldr lr, [sp, #20] │ │ │ │ + str r3, [r4] │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #24 │ │ │ │ + b 227ac │ │ │ │ + eoreq r7, pc, r0, asr #27 │ │ │ │ + eoreq r9, lr, ip, lsl r5 │ │ │ │ + andeq r1, r0, r4, lsr #21 │ │ │ │ + eoreq r7, pc, r4, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #3904] @ 0xf40 │ │ │ │ - ldr r2, [pc, #492] @ 7212c │ │ │ │ - ldr r3, [pc, #492] @ 72130 │ │ │ │ + ldr r2, [pc, #524] @ 75098 │ │ │ │ + sub sp, sp, #168 @ 0xa8 │ │ │ │ + mov r6, r0 │ │ │ │ + ldr r3, [pc, #516] @ 7509c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - sub sp, sp, #168 @ 0xa8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ mov r3, #0 │ │ │ │ - mov r6, r0 │ │ │ │ - bl 240d4 │ │ │ │ - add r1, r0, #4 │ │ │ │ + bl 2400c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 25460 │ │ │ │ + add r1, r4, #4 │ │ │ │ + bl 2538c │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 72100 │ │ │ │ + beq 7505c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ - bl 22d0c │ │ │ │ - ldr r3, [pc, #424] @ 72134 │ │ │ │ - mov r1, #4 │ │ │ │ + bl 22c68 │ │ │ │ + ldr r3, [pc, #456] @ 750a0 │ │ │ │ + add r2, r5, r4 │ │ │ │ + add r7, sp, #4 │ │ │ │ + mov r0, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldrb r0, [r3, #2] │ │ │ │ - ldrh ip, [r3] │ │ │ │ - add r7, sp, r1 │ │ │ │ - add r3, r5, r4 │ │ │ │ + ldrh r1, [r3] │ │ │ │ + ldrb r3, [r3, #2] │ │ │ │ + strh r1, [r5, r4] │ │ │ │ + mov r1, #4 │ │ │ │ + strb r3, [r2, #2] │ │ │ │ mov r2, #0 │ │ │ │ - strh ip, [r5, r4] │ │ │ │ - strb r0, [r3, #2] │ │ │ │ mov r3, r7 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 22604 <__glob64_time64@plt> │ │ │ │ + bl 22560 <__glob64_time64@plt> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 72078 │ │ │ │ + beq 74fc4 │ │ │ │ mov r4, #0 │ │ │ │ add r6, sp, #40 @ 0x28 │ │ │ │ - b 71fe8 │ │ │ │ + b 74f34 │ │ │ │ ldrb r3, [r0, #1] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 72000 │ │ │ │ + bne 74f4c │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r2, r4 │ │ │ │ - bls 72078 │ │ │ │ + bls 74fc4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ lsl r8, r4, #2 │ │ │ │ ldr r0, [r3, r4, lsl #2] │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ - beq 71fd0 │ │ │ │ + beq 74f1c │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ - bne 72024 │ │ │ │ + bne 74f70 │ │ │ │ ldrb r3, [r0, #1] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ - bne 72024 │ │ │ │ + bne 74f70 │ │ │ │ ldrb r3, [r0, #2] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 71fdc │ │ │ │ + beq 74f28 │ │ │ │ mov r1, r6 │ │ │ │ - bl 22f04 <__lstat64_time64@plt> │ │ │ │ + bl 22e60 <__lstat64_time64@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - bne 72068 │ │ │ │ + bne 74fb4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, #47 @ 0x2f │ │ │ │ ldr r8, [r3, r8] │ │ │ │ mov r0, r8 │ │ │ │ - bl 2252c │ │ │ │ + bl 22488 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ - and r3, r3, #61440 @ 0xf000 │ │ │ │ cmp r0, #0 │ │ │ │ addne r8, r0, #1 │ │ │ │ + and r3, r3, #61440 @ 0xf000 │ │ │ │ cmp r3, #16384 @ 0x4000 │ │ │ │ - beq 720cc │ │ │ │ + beq 75028 │ │ │ │ cmp r3, #40960 @ 0xa000 │ │ │ │ - beq 720b4 │ │ │ │ + beq 75010 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r2, r4 │ │ │ │ - bhi 71fe8 │ │ │ │ + bhi 74f34 │ │ │ │ mov r0, r7 │ │ │ │ - bl 25418 <__globfree64_time64@plt> │ │ │ │ - ldr r2, [pc, #176] @ 72138 │ │ │ │ - ldr r3, [pc, #164] @ 72130 │ │ │ │ + bl 25344 <__globfree64_time64@plt> │ │ │ │ + ldr r2, [pc, #208] @ 750a4 │ │ │ │ + ldr r3, [pc, #196] @ 7509c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 720fc │ │ │ │ + bne 75058 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #168 @ 0xa8 │ │ │ │ - pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 24c8c │ │ │ │ - ldr r1, [pc, #128] @ 7213c │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + ldr lr, [sp, #20] │ │ │ │ + add sp, sp, #24 │ │ │ │ + b 24bb8 │ │ │ │ + ldr r1, [pc, #144] @ 750a8 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - bne 72068 │ │ │ │ + bne 74fb4 │ │ │ │ mov r1, r8 │ │ │ │ str r8, [sp, #160] @ 0xa0 │ │ │ │ - ldr r8, [pc, #100] @ 72140 │ │ │ │ + ldr r8, [pc, #116] @ 750ac │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r8, #12] │ │ │ │ - bl 72de8 │ │ │ │ + bl 75ea4 │ │ │ │ cmn r0, #1 │ │ │ │ - bne 72068 │ │ │ │ + bne 74fb4 │ │ │ │ ldr r0, [r8, #12] │ │ │ │ add r1, sp, #160 @ 0xa0 │ │ │ │ - bl 23b88 │ │ │ │ - b 72068 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - ldr r2, [pc, #60] @ 72144 │ │ │ │ - ldr r3, [pc, #36] @ 72130 │ │ │ │ + bl 23ac0 │ │ │ │ + b 74fb4 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + ldr r2, [pc, #76] @ 750b0 │ │ │ │ + ldr r3, [pc, #52] @ 7509c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 720fc │ │ │ │ + bne 75058 │ │ │ │ add sp, sp, #168 @ 0xa8 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - eoreq ip, ip, r0, lsl #7 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - andseq r9, r6, r0 │ │ │ │ - eoreq ip, ip, r8, lsr r2 │ │ │ │ - @ instruction: 0x0018daf0 │ │ │ │ - eoreq sl, sp, ip, lsl #21 │ │ │ │ - strhteq ip, [ip], -r8 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + eoreq r9, lr, ip, lsr r4 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + @ instruction: 0x001782fc │ │ │ │ + strdeq r9, [lr], -ip @ │ │ │ │ + andseq ip, r9, r4, ror #27 │ │ │ │ + eoreq r7, pc, r0, lsr fp @ │ │ │ │ + eoreq r9, lr, ip, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - ldr r3, [pc, #84] @ 721b4 │ │ │ │ - ldr r2, [pc, #84] @ 721b8 │ │ │ │ + ldr r3, [pc, #92] @ 7512c │ │ │ │ + ldr r2, [pc, #92] @ 75130 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3] │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 72190 │ │ │ │ - ldr r3, [pc, #64] @ 721bc │ │ │ │ + beq 75100 │ │ │ │ + ldr r3, [pc, #72] @ 75134 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [r3] │ │ │ │ mov r1, r4 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - bne 721a8 │ │ │ │ - ldr r3, [pc, #40] @ 721c0 │ │ │ │ + bne 75120 │ │ │ │ + ldr r3, [pc, #48] @ 75138 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ - bl 22850 │ │ │ │ + bl 227ac │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ mov r0, #1 │ │ │ │ - pop {r4, pc} │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b0bc │ │ │ │ - b 72190 │ │ │ │ - eoreq sl, sp, r4, lsl #20 │ │ │ │ - eoreq ip, ip, r8, asr r1 │ │ │ │ - @ instruction: 0x00001ab8 │ │ │ │ - ldrdeq sl, [sp], -r0 @ │ │ │ │ + bl 7e6d8 │ │ │ │ + b 75100 │ │ │ │ + mlaeq pc, r4, sl, r7 @ │ │ │ │ + strdeq r9, [lr], -r8 @ │ │ │ │ + andeq r1, r0, r4, lsr #21 │ │ │ │ + eoreq r7, pc, r0, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ - ldr r4, [pc, #972] @ 725a8 │ │ │ │ - ldr r7, [pc, #972] @ 725ac │ │ │ │ + ldr r4, [pc, #1008] @ 75554 │ │ │ │ + sub sp, sp, #20 │ │ │ │ + ldr r7, [pc, #1004] @ 75558 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r5, [r4, #4] │ │ │ │ add r7, pc, r7 │ │ │ │ subs r0, r5, #0 │ │ │ │ - sub sp, sp, #20 │ │ │ │ - beq 72200 │ │ │ │ + beq 7519c │ │ │ │ add sp, sp, #20 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 61d7c │ │ │ │ - bl 25304 │ │ │ │ - ldr r8, [pc, #932] @ 725b0 │ │ │ │ - ldr r1, [pc, #932] @ 725b4 │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + ldr lr, [sp, #32] │ │ │ │ + add sp, sp, #36 @ 0x24 │ │ │ │ + b 64624 │ │ │ │ + ldr r8, [pc, #952] @ 7555c │ │ │ │ mov fp, #1 │ │ │ │ + bl 25230 │ │ │ │ + ldr r1, [pc, #944] @ 75560 │ │ │ │ mov r6, r0 │ │ │ │ - mov r0, r8 │ │ │ │ + mov r2, #5 │ │ │ │ str r6, [r4, #4] │ │ │ │ - bl 248f0 │ │ │ │ + add r8, pc, r8 │ │ │ │ + mov r0, r8 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2399c │ │ │ │ + bl 238d4 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ mov r1, #1 │ │ │ │ - bl 21d7c │ │ │ │ + bl 21ce4 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ mov r1, #1 │ │ │ │ - bl 2369c │ │ │ │ - mov r2, #320 @ 0x140 │ │ │ │ + bl 235e0 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ + mov r2, #320 @ 0x140 │ │ │ │ mov r1, #256 @ 0x100 │ │ │ │ - bl 24620 │ │ │ │ + bl 24558 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ mov r1, r5 │ │ │ │ - bl 21cb0 │ │ │ │ - ldr r2, [pc, #836] @ 725b8 │ │ │ │ - ldr r1, [pc, #836] @ 725bc │ │ │ │ + bl 21c18 │ │ │ │ + ldr r2, [pc, #852] @ 75564 │ │ │ │ + ldr r1, [pc, #852] @ 75568 │ │ │ │ + ldr r0, [r4, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ + bl 247c8 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 2489c │ │ │ │ - ldr r0, [r4, #4] │ │ │ │ - bl 23e40 │ │ │ │ + bl 23d78 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 619f0 │ │ │ │ + bl 64238 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 72698 │ │ │ │ - mov r1, r5 │ │ │ │ - bl 728c0 │ │ │ │ + bl 75664 │ │ │ │ mov r1, r5 │ │ │ │ + bl 758cc │ │ │ │ mov r9, r0 │ │ │ │ + mov r1, r5 │ │ │ │ mov r0, r5 │ │ │ │ - bl 21f14 │ │ │ │ + bl 21e7c │ │ │ │ mov r6, r0 │ │ │ │ - bl 24194 │ │ │ │ - ldr r3, [pc, #764] @ 725c0 │ │ │ │ - ldr r1, [pc, #764] @ 725c4 │ │ │ │ - ldr sl, [r7, r3] │ │ │ │ + bl 240cc │ │ │ │ + ldr r3, [pc, #780] @ 7556c │ │ │ │ mov r2, r6 │ │ │ │ - mov r3, sl │ │ │ │ + ldr r1, [pc, #776] @ 75570 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ + ldr sl, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 23d20 │ │ │ │ + mov r3, sl │ │ │ │ + bl 23c58 │ │ │ │ mov r3, #1 │ │ │ │ - mov r2, r3 │ │ │ │ mov r1, r6 │ │ │ │ - mov r0, r9 │ │ │ │ str r5, [sp] │ │ │ │ - bl 2396c │ │ │ │ + mov r2, r3 │ │ │ │ + mov r0, r9 │ │ │ │ + bl 238a4 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, #2 │ │ │ │ - bl 2369c │ │ │ │ + bl 235e0 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 23a38 │ │ │ │ + bl 23970 │ │ │ │ mov r0, r6 │ │ │ │ - bl 23444 │ │ │ │ + bl 23388 │ │ │ │ mov r0, #1 │ │ │ │ - bl 24cb0 │ │ │ │ + bl 24bdc │ │ │ │ str r0, [r4, #12] │ │ │ │ - bl 24194 │ │ │ │ - ldr r1, [pc, #664] @ 725c8 │ │ │ │ + bl 240cc │ │ │ │ + ldr r1, [pc, #680] @ 75574 │ │ │ │ mov r3, sl │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 23d20 │ │ │ │ - mov r0, r6 │ │ │ │ + bl 23c58 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ - bl 254d8 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 25404 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, #4 │ │ │ │ - bl 244f4 │ │ │ │ - ldr r1, [pc, #620] @ 725cc │ │ │ │ + bl 2442c │ │ │ │ + ldr r1, [pc, #636] @ 75578 │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ ldr sl, [r4, #12] │ │ │ │ - bl 248f0 │ │ │ │ - mov r1, r5 │ │ │ │ - bl 72804 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r5 │ │ │ │ + bl 757f0 │ │ │ │ mov r2, r0 │ │ │ │ + mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ - bl 23078 │ │ │ │ + bl 22fc8 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 2531c │ │ │ │ + bl 25248 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, r5 │ │ │ │ - bl 2351c │ │ │ │ - mov r2, #80 @ 0x50 │ │ │ │ + bl 23460 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ + mov r2, #80 @ 0x50 │ │ │ │ mov r1, r5 │ │ │ │ - bl 24740 │ │ │ │ - mov r1, #1 │ │ │ │ + bl 24678 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 24d34 │ │ │ │ + mov r1, #1 │ │ │ │ + bl 24c60 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 23444 │ │ │ │ + bl 23388 │ │ │ │ mov r0, r9 │ │ │ │ - bl 72b88 │ │ │ │ + bl 75c00 │ │ │ │ mov r0, r9 │ │ │ │ - bl 72be0 │ │ │ │ - mov r1, #1 │ │ │ │ + bl 75c64 │ │ │ │ mov r9, r0 │ │ │ │ - bl 21b18 │ │ │ │ + mov r1, #1 │ │ │ │ + bl 21a80 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, #10 │ │ │ │ - bl 25598 │ │ │ │ - ldr r1, [pc, #480] @ 725d0 │ │ │ │ + bl 254c4 │ │ │ │ + ldr r1, [pc, #496] @ 7557c │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 248f0 │ │ │ │ - mov r1, r9 │ │ │ │ - bl 72b54 │ │ │ │ - ldr r1, [pc, #456] @ 725d4 │ │ │ │ - mov r2, #5 │ │ │ │ add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ + mov r1, r9 │ │ │ │ + bl 75bb8 │ │ │ │ + ldr r1, [pc, #472] @ 75580 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 248f0 │ │ │ │ + mov r2, #5 │ │ │ │ + ldr r8, [pc, #460] @ 75584 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r9 │ │ │ │ - bl 72b54 │ │ │ │ - ldr r8, [pc, #428] @ 725d8 │ │ │ │ add r8, pc, r8 │ │ │ │ + bl 75bb8 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 22070 │ │ │ │ - mov r1, r8 │ │ │ │ - movw r3, #65293 @ 0xff0d │ │ │ │ - stm sp, {r5, fp} │ │ │ │ + bl 21fcc │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r0 │ │ │ │ + stm sp, {r5, fp} │ │ │ │ + mov r1, r8 │ │ │ │ + movw r3, #65293 @ 0xff0d │ │ │ │ mov r0, sl │ │ │ │ - bl 21f08 │ │ │ │ + bl 21e70 │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ mov r2, r9 │ │ │ │ movw r3, #65307 @ 0xff1b │ │ │ │ mov r1, r8 │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ stm sp, {r5, fp} │ │ │ │ - bl 21f08 │ │ │ │ - mov r1, r9 │ │ │ │ + bl 21e70 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 22964 │ │ │ │ - ldr r9, [pc, #352] @ 725dc │ │ │ │ - ldr r2, [pc, #352] @ 725e0 │ │ │ │ - ldr r1, [pc, #352] @ 725e4 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ + mov r1, r9 │ │ │ │ + bl 228c0 │ │ │ │ + ldr r9, [pc, #368] @ 75588 │ │ │ │ mov r3, r5 │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r5, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ + ldr r2, [pc, #360] @ 7558c │ │ │ │ + str r5, [sp, #4] │ │ │ │ + ldr r1, [pc, #356] @ 75590 │ │ │ │ + add r9, pc, r9 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 21938 │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 218a0 │ │ │ │ mov r1, r8 │ │ │ │ - mov r2, r9 │ │ │ │ mov r3, fp │ │ │ │ + str r5, [sp] │ │ │ │ + mov r2, r9 │ │ │ │ mov r0, sl │ │ │ │ str r5, [sp, #4] │ │ │ │ - str r5, [sp] │ │ │ │ - bl 21938 │ │ │ │ + bl 218a0 │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - str r5, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl 21938 │ │ │ │ - ldr r2, [pc, #264] @ 725e8 │ │ │ │ - ldr r1, [pc, #264] @ 725ec │ │ │ │ mov r8, r4 │ │ │ │ + str r5, [sp, #4] │ │ │ │ + bl 218a0 │ │ │ │ + ldr r2, [pc, #276] @ 75594 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r1, [pc, #272] @ 75598 │ │ │ │ ldr r0, [r8, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r3, r5 │ │ │ │ - str r5, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl 21938 │ │ │ │ - ldr r3, [pc, #232] @ 725f0 │ │ │ │ - ldr r1, [pc, #232] @ 725f4 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - str r3, [sp, #12] │ │ │ │ + str r5, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [sp, #12] │ │ │ │ + bl 218a0 │ │ │ │ + ldr r2, [pc, #248] @ 7559c │ │ │ │ mov r3, r8 │ │ │ │ - str r5, [sp, #4] │ │ │ │ + ldr r1, [pc, #244] @ 755a0 │ │ │ │ + ldr r2, [r7, r2] │ │ │ │ str r5, [sp] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r5, [sp, #4] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 21938 │ │ │ │ + str r2, [sp, #12] │ │ │ │ + bl 218a0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 23690 │ │ │ │ - ldr r2, [pc, #188] @ 725f8 │ │ │ │ + bl 235d4 │ │ │ │ + ldr r3, [pc, #208] @ 755a4 │ │ │ │ str r5, [r4] │ │ │ │ - ldr r6, [r7, r2] │ │ │ │ - ldr r3, [pc, #180] @ 725fc │ │ │ │ - ldr r2, [r6] │ │ │ │ - str r2, [r4, #8] │ │ │ │ + ldr r6, [r7, r3] │ │ │ │ + ldr r3, [r6] │ │ │ │ + str r3, [r4, #8] │ │ │ │ + ldr r3, [pc, #192] @ 755a8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 71f28 │ │ │ │ - ldr r3, [pc, #160] @ 72600 │ │ │ │ + bl 74e68 │ │ │ │ + ldr r3, [pc, #180] @ 755ac │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 71f28 │ │ │ │ + bl 74e68 │ │ │ │ ldr r1, [r6] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 72de8 │ │ │ │ + bl 75ea4 │ │ │ │ subs r1, r0, #0 │ │ │ │ - blt 72588 │ │ │ │ + blt 75520 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r2, r5 │ │ │ │ - bl 24a10 │ │ │ │ - ldr r4, [pc, #116] @ 72604 │ │ │ │ + bl 2493c │ │ │ │ + ldr r4, [pc, #136] @ 755b0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 247c4 │ │ │ │ + bl 246fc │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add sp, sp, #20 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 23444 │ │ │ │ - eoreq sl, sp, r8, lsl #19 │ │ │ │ - ldrdeq ip, [ip], -ip @ │ │ │ │ - andseq r1, r6, ip, asr #26 │ │ │ │ - andseq r7, r6, r0, lsr #2 │ │ │ │ - @ instruction: 0x00156afc │ │ │ │ - andseq r8, r6, r8, lsl sp │ │ │ │ - andeq r1, r0, ip, ror #25 │ │ │ │ - andseq r8, r6, r8, asr #25 │ │ │ │ - andseq r8, r6, r8, ror ip │ │ │ │ - andseq r8, r6, ip, asr ip │ │ │ │ - andseq r3, r6, r4, asr r7 │ │ │ │ - andseq r3, r6, ip, ror #19 │ │ │ │ - andseq r3, r6, r8, lsr #14 │ │ │ │ - @ instruction: 0xfffff928 │ │ │ │ - @ instruction: 0xfffff9d8 │ │ │ │ - mulseq r6, ip, r8 │ │ │ │ - @ instruction: 0xfffffc58 │ │ │ │ - andseq r3, r6, r4, lsr #16 │ │ │ │ - muleq r0, r8, fp │ │ │ │ - andseq r3, r6, r8, lsr r6 │ │ │ │ - @ instruction: 0x00001ab8 │ │ │ │ - andeq r1, r0, r8, lsl #18 │ │ │ │ - andeq r1, r0, r4, lsr r9 │ │ │ │ - ldrdeq sl, [sp], -r8 @ │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + ldr lr, [sp, #32] │ │ │ │ + add sp, sp, #36 @ 0x24 │ │ │ │ + b 23388 │ │ │ │ + strdeq r7, [pc], -ip @ │ │ │ │ + eoreq r9, lr, r0, ror #2 │ │ │ │ + @ instruction: 0x00170ff0 │ │ │ │ + andseq r6, r7, r4, asr #7 │ │ │ │ + andseq r5, r6, ip, lsr #27 │ │ │ │ + andseq r7, r7, r8, asr #31 │ │ │ │ + ldrdeq r1, [r0], -r8 │ │ │ │ + andseq r7, r7, r0, lsl #31 │ │ │ │ + andseq r7, r7, ip, lsr #30 │ │ │ │ + andseq r7, r7, r8, lsl #30 │ │ │ │ + andseq r2, r7, r4, lsl #20 │ │ │ │ + mulseq r7, r4, ip │ │ │ │ + andseq r2, r7, r0, ror #19 │ │ │ │ + @ instruction: 0xfffff890 │ │ │ │ + @ instruction: 0xfffff940 │ │ │ │ + andseq r2, r7, ip, lsr fp │ │ │ │ + @ instruction: 0xfffffc24 │ │ │ │ + andseq r2, r7, ip, asr #21 │ │ │ │ + andeq r1, r0, r4, lsl #23 │ │ │ │ + andseq r2, r7, r8, ror #17 │ │ │ │ + andeq r1, r0, r4, lsr #21 │ │ │ │ + strdeq r1, [r0], -r4 │ │ │ │ + andeq r1, r0, r0, lsr #18 │ │ │ │ + eoreq r7, pc, r0, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r1, [pc, #108] @ 7268c │ │ │ │ mov r5, r0 │ │ │ │ - ldr r0, [pc, #104] @ 72690 │ │ │ │ - add r1, pc, r1 │ │ │ │ + ldr r1, [pc, #124] @ 75658 │ │ │ │ mov r2, #5 │ │ │ │ - add r0, pc, r0 │ │ │ │ vmov r6, r7, d0 │ │ │ │ - bl 248f0 │ │ │ │ + ldr r0, [pc, #116] @ 7565c │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl 2481c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 23858 │ │ │ │ + bl 23790 │ │ │ │ + mov r1, r0 │ │ │ │ + ldr r0, [pc, #88] @ 75660 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ - mov r1, r0 │ │ │ │ - ldr r0, [pc, #60] @ 72694 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 2186c │ │ │ │ + bl 217d4 │ │ │ │ cmp r0, #0 │ │ │ │ - popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ + beq 75644 │ │ │ │ sub r2, r0, #1 │ │ │ │ - ldrb r3, [r2, #1]! │ │ │ │ - cmp r3, #0 │ │ │ │ - popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ + b 75638 │ │ │ │ ldrb r1, [r4] │ │ │ │ cmp r1, #0 │ │ │ │ - popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ + beq 75644 │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ strbeq r1, [r2] │ │ │ │ - b 72668 │ │ │ │ - andseq sl, r6, ip, asr ip │ │ │ │ - andseq r1, r6, ip, lsr #18 │ │ │ │ - andseq r8, r6, r8, ror r9 │ │ │ │ + ldrb r3, [r2, #1]! │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 75624 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + andseq r9, r7, ip, ror #29 │ │ │ │ + andseq r0, r7, r0, asr #23 │ │ │ │ + andseq r7, r7, r0, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #0 │ │ │ │ - bl 242b4 │ │ │ │ + bl 241ec │ │ │ │ mov r4, r0 │ │ │ │ - bl 23444 │ │ │ │ + bl 23388 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 23dec │ │ │ │ + bl 23d24 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 726dc │ │ │ │ + beq 756b0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 254d8 │ │ │ │ + bl 25404 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2369c │ │ │ │ + bl 235e0 │ │ │ │ mov r0, #0 │ │ │ │ - bl 242b4 │ │ │ │ + bl 241ec │ │ │ │ mov r5, r0 │ │ │ │ - bl 23444 │ │ │ │ + bl 23388 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 23dec │ │ │ │ + bl 23d24 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 72718 │ │ │ │ + beq 756ec │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 254d8 │ │ │ │ + bl 25404 │ │ │ │ mov r0, #0 │ │ │ │ - bl 242b4 │ │ │ │ + bl 241ec │ │ │ │ mov r4, r0 │ │ │ │ - bl 23444 │ │ │ │ + bl 23388 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 23dec │ │ │ │ + bl 23d24 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 72748 │ │ │ │ + beq 7571c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 254d8 │ │ │ │ + bl 25404 │ │ │ │ mov r0, #0 │ │ │ │ - bl 242b4 │ │ │ │ + bl 241ec │ │ │ │ mov r5, r0 │ │ │ │ - bl 23444 │ │ │ │ + bl 23388 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 23dec │ │ │ │ + bl 23d24 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 72778 │ │ │ │ + beq 7574c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 254d8 │ │ │ │ + bl 25404 │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ + strd r4, [sp, #-20]! @ 0xffffffec │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str lr, [sp, #16] │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r3 │ │ │ │ - bl 242b4 │ │ │ │ + bl 241ec │ │ │ │ mov r4, r0 │ │ │ │ - bl 23444 │ │ │ │ + bl 23388 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 23dec │ │ │ │ + bl 23d24 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 727d4 │ │ │ │ + beq 757bc │ │ │ │ cmp r6, #0 │ │ │ │ - beq 727e0 │ │ │ │ + beq 757d4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 254d8 │ │ │ │ + bl 25404 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ - mov r0, r5 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + add sp, sp, #16 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r6 │ │ │ │ - mov r1, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 2396c │ │ │ │ - mov r0, r4 │ │ │ │ - add sp, sp, #12 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ + mov r0, r5 │ │ │ │ + mov r1, r4 │ │ │ │ + bl 238a4 │ │ │ │ + b 757bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, lr} │ │ │ │ + strd r4, [sp, #-12]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #8] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ - bl 24e84 │ │ │ │ + bl 24db0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 23444 │ │ │ │ + bl 23388 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 72848 │ │ │ │ + beq 75838 │ │ │ │ mov r3, #0 │ │ │ │ - mov r2, r3 │ │ │ │ mov r0, r5 │ │ │ │ + mov r2, r3 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ - bl 2396c │ │ │ │ + bl 238a4 │ │ │ │ + vldr s0, [pc, #44] @ 7586c │ │ │ │ vmov.f32 s1, #96 @ 0x3f000000 0.5 │ │ │ │ - vldr s0, [pc, #32] @ 72874 │ │ │ │ mov r0, r4 │ │ │ │ - bl 25328 │ │ │ │ + bl 25254 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #4 │ │ │ │ - bl 22868 │ │ │ │ + bl 227c4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ - pop {r4, r5, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #8 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ andeq r0, r0, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ - ldr r1, [pc, #40] @ 728bc │ │ │ │ + ldr r1, [pc, #52] @ 758c8 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 22fac │ │ │ │ + bl 22f08 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 72804 │ │ │ │ + bl 757f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 219a4 │ │ │ │ + bl 2190c │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - andseq r3, r8, r8, ror #29 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + andseq r3, r9, r8, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r1 │ │ │ │ mov r1, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 24290 │ │ │ │ + bl 241c8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 23444 │ │ │ │ + bl 23388 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 72918 │ │ │ │ + beq 7592c │ │ │ │ cmp r6, #0 │ │ │ │ - beq 72924 │ │ │ │ + beq 75944 │ │ │ │ mov r3, #0 │ │ │ │ - mov r2, r3 │ │ │ │ mov r0, r5 │ │ │ │ + mov r2, r3 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ - bl 2396c │ │ │ │ + bl 238a4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - mov r0, r5 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov r1, r4 │ │ │ │ - bl 254d8 │ │ │ │ - mov r0, r4 │ │ │ │ - add sp, sp, #8 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + mov r0, r5 │ │ │ │ + bl 25404 │ │ │ │ + b 7592c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r1 │ │ │ │ mov r1, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 252e0 │ │ │ │ + bl 2520c │ │ │ │ mov r4, r0 │ │ │ │ - bl 23444 │ │ │ │ + bl 23388 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 72994 │ │ │ │ + beq 759b4 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 729a0 │ │ │ │ + beq 759cc │ │ │ │ mov r3, #0 │ │ │ │ - mov r2, r3 │ │ │ │ mov r0, r5 │ │ │ │ + mov r2, r3 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ - bl 2396c │ │ │ │ + bl 238a4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - mov r0, r5 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov r1, r4 │ │ │ │ - bl 254d8 │ │ │ │ - mov r0, r4 │ │ │ │ - add sp, sp, #8 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + mov r0, r5 │ │ │ │ + bl 25404 │ │ │ │ + b 759b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, lr} │ │ │ │ + strd r4, [sp, #-12]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #8] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ - bl 21cbc │ │ │ │ + bl 21c24 │ │ │ │ mov r4, r0 │ │ │ │ - bl 23444 │ │ │ │ + bl 23388 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ - bl 2396c │ │ │ │ + bl 238a4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ - pop {r4, r5, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #8 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r1 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r5] │ │ │ │ mov r6, r2 │ │ │ │ - bl 24a28 │ │ │ │ + bl 24954 │ │ │ │ mov r4, r0 │ │ │ │ - bl 22d54 │ │ │ │ - str r0, [r5] │ │ │ │ + bl 22cb0 │ │ │ │ + mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 23444 │ │ │ │ + str r3, [r5] │ │ │ │ + bl 23388 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ - bl 2396c │ │ │ │ + bl 238a4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ + strd r4, [sp, #-20]! @ 0xffffffec │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str lr, [sp, #16] │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #12 │ │ │ │ + mov r4, #0 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ - bl 24e84 │ │ │ │ + bl 24db0 │ │ │ │ + mov r5, r0 │ │ │ │ + vldr s0, [pc, #112] @ 75b50 │ │ │ │ vmov.f32 s1, #96 @ 0x3f000000 0.5 │ │ │ │ - mov r5, #0 │ │ │ │ - vldr s0, [pc, #112] @ 72b00 │ │ │ │ - mov r4, r0 │ │ │ │ - bl 25328 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r5 │ │ │ │ - mov r1, r4 │ │ │ │ - mov r0, r6 │ │ │ │ - str r5, [sp] │ │ │ │ - bl 2396c │ │ │ │ - mov r0, r4 │ │ │ │ - bl 23444 │ │ │ │ - vldr d0, [pc, #60] @ 72af8 │ │ │ │ + bl 25254 │ │ │ │ + mov r3, r4 │ │ │ │ + mov r2, r4 │ │ │ │ + str r4, [sp] │ │ │ │ mov r1, r5 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 238a4 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 23388 │ │ │ │ + vmov.i64 d0, #0x0000000000000000 │ │ │ │ + mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 22430 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r5 │ │ │ │ - str r5, [sp] │ │ │ │ - mov r4, r0 │ │ │ │ - mov r1, r0 │ │ │ │ + bl 2238c │ │ │ │ + mov r5, r0 │ │ │ │ + mov r3, r4 │ │ │ │ + str r4, [sp] │ │ │ │ + mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2396c │ │ │ │ - mov r0, r4 │ │ │ │ - bl 23444 │ │ │ │ - mov r0, r4 │ │ │ │ + mov r1, r5 │ │ │ │ + bl 238a4 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 23388 │ │ │ │ + mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ - nop {0} │ │ │ │ - ... │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + add sp, sp, #16 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + andeq r0, r0, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ - ldr r1, [pc, #48] @ 72b50 │ │ │ │ - mov r6, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ + ldr r1, [pc, #60] @ 75bb4 │ │ │ │ + mov r5, r2 │ │ │ │ mov r2, #0 │ │ │ │ - bl 22fac │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 22f08 │ │ │ │ + mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ - mov r2, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 72a60 │ │ │ │ + bl 75aa8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 219a4 │ │ │ │ + bl 2190c │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - andseq r3, r8, ip, asr ip │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + andseq r2, r9, r0, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 2375c │ │ │ │ + bl 23694 │ │ │ │ mov r4, r0 │ │ │ │ - bl 23444 │ │ │ │ + bl 23388 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r4 │ │ │ │ - bl 254d8 │ │ │ │ + bl 25404 │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, lr} │ │ │ │ + strd r4, [sp, #-12]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #8] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ - bl 251a8 │ │ │ │ + bl 250d4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 23444 │ │ │ │ + bl 23388 │ │ │ │ mov r3, #0 │ │ │ │ - mov r2, r3 │ │ │ │ mov r0, r5 │ │ │ │ + mov r2, r3 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ - bl 2396c │ │ │ │ + bl 238a4 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #6 │ │ │ │ mvn r1, #0 │ │ │ │ - bl 24620 │ │ │ │ + bl 24558 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ - pop {r4, r5, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #8 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, lr} │ │ │ │ + strd r4, [sp, #-12]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #8] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ - bl 23c54 │ │ │ │ + bl 23b8c │ │ │ │ mov r4, r0 │ │ │ │ - bl 23444 │ │ │ │ + bl 23388 │ │ │ │ mov r3, #0 │ │ │ │ - mov r2, r3 │ │ │ │ mov r0, r5 │ │ │ │ + mov r2, r3 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ - bl 2396c │ │ │ │ + bl 238a4 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #20 │ │ │ │ mov r1, #85 @ 0x55 │ │ │ │ - bl 23a44 │ │ │ │ + bl 2397c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ - pop {r4, r5, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #8 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r2 │ │ │ │ - bl 21e48 │ │ │ │ + bl 21db0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 23444 │ │ │ │ + bl 23388 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 72c84 │ │ │ │ + beq 75d1c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1 │ │ │ │ - str r2, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - mov r2, r3 │ │ │ │ mov r1, r4 │ │ │ │ - bl 2396c │ │ │ │ + str r2, [sp] │ │ │ │ + mov r2, r3 │ │ │ │ + bl 238a4 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 244c4 │ │ │ │ + bl 243fc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 245e4 │ │ │ │ + bl 2451c │ │ │ │ cmp r5, #0 │ │ │ │ - ble 72cc8 │ │ │ │ - ldr r2, [pc, #40] @ 72cd4 │ │ │ │ - ldr r1, [pc, #40] @ 72cd8 │ │ │ │ + ble 75d60 │ │ │ │ + ldr r2, [pc, #52] @ 75d78 │ │ │ │ mov r3, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - str r3, [sp, #4] │ │ │ │ + ldr r1, [pc, #44] @ 75d7c │ │ │ │ str r3, [sp] │ │ │ │ - bl 21938 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 218a0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0xfffff950 │ │ │ │ - andseq r8, r6, r0, lsr #6 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + @ instruction: 0xfffff858 │ │ │ │ + andseq r7, r7, ip, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r2 │ │ │ │ - bl 23558 │ │ │ │ + bl 2349c │ │ │ │ mov r4, r0 │ │ │ │ - bl 23444 │ │ │ │ + bl 23388 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 72d28 │ │ │ │ + beq 75dd4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1 │ │ │ │ - str r2, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - mov r2, r3 │ │ │ │ mov r1, r4 │ │ │ │ - bl 2396c │ │ │ │ + str r2, [sp] │ │ │ │ + mov r2, r3 │ │ │ │ + bl 238a4 │ │ │ │ cmn r5, #1 │ │ │ │ - beq 72d74 │ │ │ │ + beq 75e2c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 245e4 │ │ │ │ + bl 2451c │ │ │ │ cmp r5, #0 │ │ │ │ - ble 72d68 │ │ │ │ - ldr r2, [pc, #64] @ 72d8c │ │ │ │ - ldr r1, [pc, #64] @ 72d90 │ │ │ │ + ble 75e14 │ │ │ │ + ldr r2, [pc, #68] @ 75e3c │ │ │ │ mov r3, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - str r3, [sp, #4] │ │ │ │ + ldr r1, [pc, #60] @ 75e40 │ │ │ │ str r3, [sp] │ │ │ │ - bl 21938 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 218a0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - mov r0, r4 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov r1, #0 │ │ │ │ - bl 231a4 │ │ │ │ mov r0, r4 │ │ │ │ - add sp, sp, #8 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0xfffff8b0 │ │ │ │ - andseq r8, r6, r0, lsl #5 │ │ │ │ + bl 230f4 │ │ │ │ + b 75e14 │ │ │ │ + @ instruction: 0xfffff7a4 │ │ │ │ + andseq r7, r7, r8, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, lr} │ │ │ │ + strd r4, [sp, #-12]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #8] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ - bl 22154 │ │ │ │ + bl 220b0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 23444 │ │ │ │ + bl 23388 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 72ddc │ │ │ │ + beq 75e90 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #1 │ │ │ │ - str r1, [sp] │ │ │ │ - mov r2, r3 │ │ │ │ mov r0, r5 │ │ │ │ + mov r2, r3 │ │ │ │ + str r1, [sp] │ │ │ │ mov r1, r4 │ │ │ │ - bl 2396c │ │ │ │ + bl 238a4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ - pop {r4, r5, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #8 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ + strd r4, [sp, #-20]! @ 0xffffffec │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str lr, [sp, #16] │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r3, [r0, #100] @ 0x64 │ │ │ │ - ldr r2, [pc, #168] @ 72eac │ │ │ │ - cmp r3, #0 │ │ │ │ - ldr r3, [pc, #164] @ 72eb0 │ │ │ │ + ldr r2, [pc, #184] @ 75f7c │ │ │ │ + sub sp, sp, #12 │ │ │ │ + ldr r3, [pc, #180] @ 75f80 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - sub sp, sp, #12 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - ble 72ea0 │ │ │ │ + ldr r3, [r0, #100] @ 0x64 │ │ │ │ + cmp r3, #0 │ │ │ │ + ble 75f70 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ mov r4, #0 │ │ │ │ mov r7, sp │ │ │ │ - b 72e48 │ │ │ │ + b 75f0c │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r3, r4 │ │ │ │ - ble 72ea0 │ │ │ │ + ble 75f70 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 219f8 │ │ │ │ + bl 21960 │ │ │ │ ldr r0, [sp] │ │ │ │ mov r1, r6 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - bne 72e38 │ │ │ │ - ldr r2, [pc, #60] @ 72eb4 │ │ │ │ - ldr r3, [pc, #52] @ 72eb0 │ │ │ │ + bne 75efc │ │ │ │ + ldr r2, [pc, #72] @ 75f84 │ │ │ │ + ldr r3, [pc, #64] @ 75f80 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 72ea8 │ │ │ │ + bne 75f78 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + add sp, sp, #16 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mvn r4, #0 │ │ │ │ - b 72e70 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - strhteq fp, [ip], -r8 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq fp, ip, r8, asr #8 │ │ │ │ - b 25154 │ │ │ │ + b 75f34 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eoreq r8, lr, r8, lsl #8 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + mlaeq lr, r4, r3, r8 │ │ │ │ + b 25080 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r1 │ │ │ │ - bl 25154 │ │ │ │ + bl 25080 │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ - pop {r4, lr} │ │ │ │ - b 220f4 │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #8 │ │ │ │ + b 22050 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r5, [pc, #276] @ 7300c │ │ │ │ + ldr r5, [pc, #288] @ 760fc │ │ │ │ cmp r1, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ - beq 72fa4 │ │ │ │ - ldr r3, [pc, #260] @ 73010 │ │ │ │ + beq 76088 │ │ │ │ + ldr r3, [pc, #272] @ 76100 │ │ │ │ ldr r0, [pc, r3] │ │ │ │ - bl 72eb8 │ │ │ │ - bl 246b0 │ │ │ │ - bl 21f74 │ │ │ │ + bl 75f88 │ │ │ │ + bl 245e8 │ │ │ │ + bl 21edc │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 72fa4 │ │ │ │ + beq 76088 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 72fa4 │ │ │ │ - ldr r1, [pc, #224] @ 73014 │ │ │ │ + beq 76088 │ │ │ │ + ldr r1, [pc, #236] @ 76104 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 21800 │ │ │ │ + bl 21768 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 72fbc │ │ │ │ + beq 760ac │ │ │ │ mov r2, #2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #0 │ │ │ │ - bl 7b384 │ │ │ │ + bl 7e9d8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #13 │ │ │ │ - bl 5f55c │ │ │ │ + bl 61b8c │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5fd7c │ │ │ │ + bl 62430 │ │ │ │ mov r1, #8 │ │ │ │ mov r0, #1 │ │ │ │ - bl 25460 │ │ │ │ + bl 2538c │ │ │ │ subs r1, r0, #0 │ │ │ │ - beq 72f88 │ │ │ │ + beq 7606c │ │ │ │ mov r0, #17 │ │ │ │ str r4, [r1] │ │ │ │ - bl 5f55c │ │ │ │ - ldr r3, [pc, #136] @ 73018 │ │ │ │ + bl 61b8c │ │ │ │ + ldr r3, [pc, #148] @ 76108 │ │ │ │ mov r2, #2 │ │ │ │ - ldr r3, [r5, r3] │ │ │ │ - vldr s0, [pc, #108] @ 73008 │ │ │ │ mov r0, #1 │ │ │ │ + vldr s0, [pc, #120] @ 760f8 │ │ │ │ + ldr r3, [r5, r3] │ │ │ │ str r2, [r3, #1148] @ 0x47c │ │ │ │ - bl 7b684 │ │ │ │ - ldr r3, [pc, #112] @ 7301c │ │ │ │ + bl 7ed4c │ │ │ │ + ldr r3, [pc, #124] @ 7610c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ add sp, sp, #8 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - b 22850 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ + add sp, sp, #16 │ │ │ │ + b 227ac │ │ │ │ mov r0, r4 │ │ │ │ - bl 240d4 │ │ │ │ + bl 2400c │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 24020 │ │ │ │ + bl 23f58 │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 72ffc │ │ │ │ - ldr r3, [pc, #68] @ 73020 │ │ │ │ + beq 760ec │ │ │ │ + ldr r3, [pc, #68] @ 76110 │ │ │ │ mvn r2, #0 │ │ │ │ - add r3, pc, r3 │ │ │ │ mov r1, #1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 21bf0 <__sprintf_chk@plt> │ │ │ │ + add r3, pc, r3 │ │ │ │ + bl 21b58 <__sprintf_chk@plt> │ │ │ │ mov r0, r4 │ │ │ │ - bl 24c8c │ │ │ │ mov r4, r6 │ │ │ │ - b 72f40 │ │ │ │ + bl 24bb8 │ │ │ │ + b 76024 │ │ │ │ mov r0, r4 │ │ │ │ - bl 24c8c │ │ │ │ - b 72fa4 │ │ │ │ + bl 24bb8 │ │ │ │ + b 76088 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - eoreq fp, ip, r4, asr #7 │ │ │ │ - eoreq r9, sp, ip, ror #24 │ │ │ │ - andseq r8, r8, r0, lsl r7 │ │ │ │ - andeq r1, r0, r4, ror #21 │ │ │ │ - eoreq r9, sp, ip, asr #23 │ │ │ │ - andseq r8, r6, r8 │ │ │ │ + strdeq r8, [lr], -r0 @ │ │ │ │ + eoreq r6, pc, r8, lsl #23 │ │ │ │ + andseq r7, r9, ip, ror r8 │ │ │ │ + ldrdeq r1, [r0], -r0 │ │ │ │ + eoreq r6, pc, r8, ror #21 │ │ │ │ + andseq r7, r7, r0, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ - bl 72eb8 │ │ │ │ - bl 246b0 │ │ │ │ + bl 75f88 │ │ │ │ + bl 245e8 │ │ │ │ ldrb r5, [r0] │ │ │ │ mov r0, r4 │ │ │ │ subs r5, r5, #0 │ │ │ │ movne r5, #1 │ │ │ │ - bl 24aac │ │ │ │ + bl 249d8 │ │ │ │ cmp r0, r5 │ │ │ │ - popeq {r4, r5, r6, pc} │ │ │ │ + bne 76164 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - b 2261c │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ + add sp, sp, #16 │ │ │ │ + b 22578 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ - ldr r5, [pc, #792] @ 7339c │ │ │ │ - ldr r2, [pc, #792] @ 733a0 │ │ │ │ - ldr r3, [pc, #792] @ 733a4 │ │ │ │ + ldr r5, [pc, #828] @ 764e4 │ │ │ │ + sub sp, sp, #84 @ 0x54 │ │ │ │ + ldr r2, [pc, #824] @ 764e8 │ │ │ │ + ldr r3, [pc, #824] @ 764ec │ │ │ │ add r5, pc, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ ldr r4, [r5, #4] │ │ │ │ - ldr r9, [pc, #780] @ 733a8 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #812] @ 764f0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - sub sp, sp, #84 @ 0x54 │ │ │ │ cmp r4, #0 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, #0 │ │ │ │ - beq 730ec │ │ │ │ - ldr r2, [pc, #748] @ 733ac │ │ │ │ - ldr r3, [pc, #736] @ 733a4 │ │ │ │ + beq 76224 │ │ │ │ + ldr r2, [pc, #784] @ 764f4 │ │ │ │ + ldr r3, [pc, #772] @ 764ec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 73398 │ │ │ │ + bne 764e0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 61d7c │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + ldr lr, [sp, #32] │ │ │ │ + add sp, sp, #36 @ 0x24 │ │ │ │ + b 64624 │ │ │ │ mov r0, r4 │ │ │ │ - bl 25304 │ │ │ │ - ldr r8, [pc, #692] @ 733b0 │ │ │ │ - ldr r1, [pc, #692] @ 733b4 │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ + ldr r8, [pc, #712] @ 764f8 │ │ │ │ mov fp, #1 │ │ │ │ + bl 25230 │ │ │ │ + ldr r1, [pc, #704] @ 764fc │ │ │ │ mov r6, r0 │ │ │ │ - mov r0, r8 │ │ │ │ + mov r2, #5 │ │ │ │ str r6, [r5, #4] │ │ │ │ - bl 248f0 │ │ │ │ + add r8, pc, r8 │ │ │ │ + mov r0, r8 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2399c │ │ │ │ + bl 238d4 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ mov r1, #1 │ │ │ │ - bl 21d7c │ │ │ │ + bl 21ce4 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, #384 @ 0x180 │ │ │ │ - bl 24620 │ │ │ │ - ldr r2, [pc, #620] @ 733b8 │ │ │ │ - ldr r1, [pc, #620] @ 733bc │ │ │ │ + bl 24558 │ │ │ │ + ldr r2, [pc, #636] @ 76500 │ │ │ │ + ldr r1, [pc, #636] @ 76504 │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ + bl 247c8 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ - bl 2489c │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - bl 24e9c │ │ │ │ - bl 25544 │ │ │ │ + bl 24dc8 │ │ │ │ + bl 25470 │ │ │ │ mvn r3, #0 │ │ │ │ add r2, sp, #16 │ │ │ │ + str r0, [sp, #24] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #4 │ │ │ │ - str r0, [sp, #24] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - bl 23d14 │ │ │ │ + bl 23c4c │ │ │ │ ldr r0, [r5, #4] │ │ │ │ - bl 23e40 │ │ │ │ + bl 23d78 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ - bl 619f0 │ │ │ │ + bl 64238 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ - bl 72698 │ │ │ │ + bl 75664 │ │ │ │ mov r1, r4 │ │ │ │ - bl 728c0 │ │ │ │ + bl 758cc │ │ │ │ mov r1, #1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7293c │ │ │ │ + bl 75954 │ │ │ │ mov r7, r0 │ │ │ │ - ldr r0, [pc, #512] @ 733c0 │ │ │ │ + ldr r0, [pc, #528] @ 76508 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 72804 │ │ │ │ + bl 757f0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 72d94 │ │ │ │ + bl 75e44 │ │ │ │ str r0, [r5] │ │ │ │ mov r0, r6 │ │ │ │ - bl 72b88 │ │ │ │ + bl 75c00 │ │ │ │ mov r0, r6 │ │ │ │ - bl 72be0 │ │ │ │ - mov r1, #4 │ │ │ │ + bl 75c64 │ │ │ │ mov r6, r0 │ │ │ │ - bl 21b18 │ │ │ │ + mov r1, #4 │ │ │ │ + bl 21a80 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, #10 │ │ │ │ - bl 25598 │ │ │ │ - ldr r1, [pc, #448] @ 733c4 │ │ │ │ + bl 254c4 │ │ │ │ + ldr r1, [pc, #464] @ 7650c │ │ │ │ mov r2, #5 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 248f0 │ │ │ │ - mov r1, r6 │ │ │ │ - bl 72b54 │ │ │ │ - ldr r1, [pc, #424] @ 733c8 │ │ │ │ - mov r2, #5 │ │ │ │ add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ + mov r1, r6 │ │ │ │ + bl 75bb8 │ │ │ │ + ldr r1, [pc, #440] @ 76510 │ │ │ │ mov r7, r0 │ │ │ │ + mov r2, #5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 248f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r6 │ │ │ │ - bl 72b54 │ │ │ │ - mov r1, r4 │ │ │ │ - ldr r6, [pc, #392] @ 733cc │ │ │ │ - add r6, pc, r6 │ │ │ │ + ldr r6, [pc, #416] @ 76514 │ │ │ │ + bl 75bb8 │ │ │ │ mov sl, r0 │ │ │ │ + mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2261c │ │ │ │ - bl 22070 │ │ │ │ - stm sp, {r4, fp} │ │ │ │ - movw r3, #65293 @ 0xff0d │ │ │ │ - mov r1, r6 │ │ │ │ + bl 22578 │ │ │ │ + add r6, pc, r6 │ │ │ │ + bl 21fcc │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r0 │ │ │ │ + stm sp, {r4, fp} │ │ │ │ mov r0, r7 │ │ │ │ - bl 21f08 │ │ │ │ + movw r3, #65293 @ 0xff0d │ │ │ │ + mov r1, r6 │ │ │ │ + bl 21e70 │ │ │ │ mov r2, r8 │ │ │ │ movw r3, #65307 @ 0xff1b │ │ │ │ stm sp, {r4, fp} │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sl │ │ │ │ - bl 21f08 │ │ │ │ - mov r1, r8 │ │ │ │ + bl 21e70 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ - bl 22964 │ │ │ │ - ldr fp, [pc, #308] @ 733d0 │ │ │ │ - ldr r2, [pc, #308] @ 733d4 │ │ │ │ - ldr r1, [pc, #308] @ 733d8 │ │ │ │ + mov r1, r8 │ │ │ │ mov r8, r5 │ │ │ │ + bl 228c0 │ │ │ │ + ldr r2, [pc, #320] @ 76518 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r1, [pc, #316] @ 7651c │ │ │ │ ldr r0, [r8], #4 │ │ │ │ add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r3, r7 │ │ │ │ - add fp, pc, fp │ │ │ │ - str r4, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - bl 21938 │ │ │ │ - mov r2, fp │ │ │ │ + str r4, [sp, #4] │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 218a0 │ │ │ │ + ldr r2, [pc, #292] @ 76520 │ │ │ │ mov r3, r7 │ │ │ │ + mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ - str r4, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - mov r0, r7 │ │ │ │ - bl 21938 │ │ │ │ + str r4, [sp, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r7, r2 │ │ │ │ + bl 218a0 │ │ │ │ mov r3, r4 │ │ │ │ - mov r2, fp │ │ │ │ + mov r2, r7 │ │ │ │ + str r4, [sp] │ │ │ │ mov r1, r6 │ │ │ │ + mov r0, sl │ │ │ │ str r4, [sp, #4] │ │ │ │ + bl 218a0 │ │ │ │ + ldr r2, [pc, #232] @ 76524 │ │ │ │ + mov r3, r8 │ │ │ │ + ldr r1, [pc, #228] @ 76528 │ │ │ │ + ldr r2, [r9, r2] │ │ │ │ str r4, [sp] │ │ │ │ - mov r0, sl │ │ │ │ - bl 21938 │ │ │ │ - ldr r3, [pc, #216] @ 733dc │ │ │ │ - ldr r1, [pc, #216] @ 733e0 │ │ │ │ - ldr r3, [r9, r3] │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldr r2, [sp, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ - mov r3, r8 │ │ │ │ str r4, [sp, #4] │ │ │ │ - str r4, [sp] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ - bl 21938 │ │ │ │ + str r2, [sp, #12] │ │ │ │ + bl 218a0 │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 23690 │ │ │ │ + bl 235d4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #16 │ │ │ │ - bl 5f55c │ │ │ │ + bl 61b8c │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 7335c │ │ │ │ + beq 76490 │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 2567c │ │ │ │ + bl 255a8 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ - bne 73344 │ │ │ │ - ldr r2, [pc, #128] @ 733e4 │ │ │ │ - ldr r3, [pc, #60] @ 733a4 │ │ │ │ + bne 76478 │ │ │ │ + ldr r2, [pc, #148] @ 7652c │ │ │ │ + ldr r3, [pc, #80] @ 764ec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 73398 │ │ │ │ - ldr r3, [pc, #96] @ 733e8 │ │ │ │ + bne 764e0 │ │ │ │ + ldr r3, [pc, #116] @ 76530 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 23444 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq r9, sp, ip, ror #21 │ │ │ │ - eoreq fp, ip, r4, lsr r2 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq fp, ip, ip, lsl r2 │ │ │ │ - eoreq fp, ip, r0, lsl #4 │ │ │ │ - andseq r0, r6, ip, asr lr │ │ │ │ - andseq r7, r6, ip, ror #29 │ │ │ │ - andseq r5, r5, r4, lsr #24 │ │ │ │ - @ instruction: 0x00167eb4 │ │ │ │ - andseq r7, r6, ip, asr #28 │ │ │ │ - andseq r2, r6, r0, asr #18 │ │ │ │ - @ instruction: 0x00162bd8 │ │ │ │ - andseq r2, r6, r0, lsl r9 │ │ │ │ - @ instruction: 0xfffffc24 │ │ │ │ - @ instruction: 0xfffffd74 │ │ │ │ - andseq r2, r6, r4, lsr #25 │ │ │ │ - muleq r0, r8, fp │ │ │ │ - andseq r2, r6, r8, lsr r8 │ │ │ │ - eoreq sl, ip, ip, asr pc │ │ │ │ - strdeq r9, [sp], -r0 @ │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + ldr lr, [sp, #32] │ │ │ │ + add sp, sp, #36 @ 0x24 │ │ │ │ + b 23388 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eoreq r6, pc, r4, asr #19 │ │ │ │ + eoreq r8, lr, r8, lsl r1 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eoreq r8, lr, r8, lsl #2 │ │ │ │ + eoreq r8, lr, ip, ror #1 │ │ │ │ + andseq pc, r6, r4, ror #30 │ │ │ │ + @ instruction: 0x00176ff4 │ │ │ │ + andseq r4, r6, r8, lsr sp │ │ │ │ + andseq r6, r7, r8, asr #31 │ │ │ │ + andseq r6, r7, r4, ror #30 │ │ │ │ + andseq r1, r7, r4, asr sl │ │ │ │ + andseq r1, r7, r8, ror #25 │ │ │ │ + andseq r1, r7, ip, lsl sl │ │ │ │ + @ instruction: 0xfffffd2c │ │ │ │ + @ instruction: 0x00171db4 │ │ │ │ + @ instruction: 0xfffffba8 │ │ │ │ + andeq r1, r0, r4, lsl #23 │ │ │ │ + andseq r1, r7, r0, asr r9 │ │ │ │ + eoreq r7, lr, r8, lsr lr │ │ │ │ + strhteq r6, [pc], -ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r3, [pc, #224] @ 734e8 │ │ │ │ - ldr r2, [pc, #224] @ 734ec │ │ │ │ + ldr r3, [pc, #260] @ 76660 │ │ │ │ + ldr r2, [pc, #260] @ 76664 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r3, r2] │ │ │ │ ldr r6, [r8] │ │ │ │ cmp r6, #0 │ │ │ │ - popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ + beq 76644 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r6] │ │ │ │ cmp r0, #0 │ │ │ │ - popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ + beq 76644 │ │ │ │ mov r4, #0 │ │ │ │ - b 73440 │ │ │ │ + b 76594 │ │ │ │ ldr r0, [r6, r4, lsl #3] │ │ │ │ cmp r0, #0 │ │ │ │ - popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ + beq 76644 │ │ │ │ mov r1, r5 │ │ │ │ - bl 251c0 │ │ │ │ mov r7, r4 │ │ │ │ - add r4, r4, #1 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - bne 73434 │ │ │ │ - ldr r1, [pc, #144] @ 734f0 │ │ │ │ - ldr r0, [pc, #144] @ 734f4 │ │ │ │ - add r1, pc, r1 │ │ │ │ + add r4, r4, #1 │ │ │ │ + bne 76588 │ │ │ │ + ldr r1, [pc, #180] @ 76668 │ │ │ │ mov r2, #5 │ │ │ │ + lsl r6, r7, #3 │ │ │ │ + ldr r0, [pc, #172] @ 7666c │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ + mov r2, r0 │ │ │ │ mov r1, #4 │ │ │ │ mov r3, r5 │ │ │ │ - lsl r6, r7, #3 │ │ │ │ - mov r2, r0 │ │ │ │ mov r0, #2 │ │ │ │ - bl ab6e0 │ │ │ │ + bl b155c │ │ │ │ ldr r3, [r8] │ │ │ │ ldr r0, [r3, r7, lsl #3] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [r8] │ │ │ │ add r0, r0, r6 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 5fafc │ │ │ │ + bl 6214c │ │ │ │ ldr r0, [r8] │ │ │ │ add r1, r6, #8 │ │ │ │ ldr r3, [r0, r1] │ │ │ │ add r1, r0, r1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 734e0 │ │ │ │ + beq 76658 │ │ │ │ add r4, r4, #1 │ │ │ │ ldr r3, [r0, r4, lsl #3] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 734bc │ │ │ │ + bne 76610 │ │ │ │ sub r2, r4, r7 │ │ │ │ lsl r2, r2, #3 │ │ │ │ + ldrd r4, [sp] │ │ │ │ add r0, r0, r6 │ │ │ │ - pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 23d8c │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + ldr lr, [sp, #20] │ │ │ │ + add sp, sp, #24 │ │ │ │ + b 23cc4 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov r2, #8 │ │ │ │ - b 734d4 │ │ │ │ - strhteq sl, [ip], -r8 │ │ │ │ - andeq r1, r0, r8, asr sl │ │ │ │ - @ instruction: 0x00167bb4 │ │ │ │ - @ instruction: 0x00160af0 │ │ │ │ + b 76628 │ │ │ │ + eoreq r7, lr, r4, ror sp │ │ │ │ + andeq r1, r0, r4, asr #20 │ │ │ │ + andseq r6, r7, r8, lsr #25 │ │ │ │ + andseq pc, r6, r8, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + strd r4, [sp, #-32]! @ 0xffffffe0 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + str sl, [sp, #24] │ │ │ │ + str lr, [sp, #28] │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r3, [pc, #340] @ 73664 │ │ │ │ - ldr r2, [pc, #340] @ 73668 │ │ │ │ + ldr r3, [pc, #380] @ 76814 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r9, r1 │ │ │ │ + ldr r2, [pc, #372] @ 76818 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r3, r2] │ │ │ │ - mov r7, r0 │ │ │ │ ldr r8, [sl] │ │ │ │ - mov r9, r1 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 73614 │ │ │ │ + beq 767ac │ │ │ │ ldr r0, [r8] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 73654 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r5, r6 │ │ │ │ - b 7355c │ │ │ │ - add r4, r6, #1 │ │ │ │ + beq 767ec │ │ │ │ + mov r5, #0 │ │ │ │ + mov r6, r5 │ │ │ │ + b 766e0 │ │ │ │ ldr r0, [r8, r4, lsl #3] │ │ │ │ - add r5, r5, #8 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 735bc │ │ │ │ - mov r6, r4 │ │ │ │ + beq 76758 │ │ │ │ + mov r5, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 251c0 │ │ │ │ + add r4, r5, #1 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - bne 73544 │ │ │ │ - add r0, r8, r5 │ │ │ │ + bne 766cc │ │ │ │ + add r0, r8, r6 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 5fafc │ │ │ │ - mov r0, r9 │ │ │ │ + bl 6214c │ │ │ │ ldr r4, [sl] │ │ │ │ - bl 5fce0 │ │ │ │ - add r4, r4, r5 │ │ │ │ + mov r0, r9 │ │ │ │ + bl 62378 │ │ │ │ + add r4, r4, r6 │ │ │ │ str r0, [r4, #4] │ │ │ │ - ldr r1, [pc, #216] @ 7366c │ │ │ │ - ldr r0, [pc, #216] @ 73670 │ │ │ │ - add r1, pc, r1 │ │ │ │ + ldr r1, [pc, #256] @ 7681c │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #252] @ 76820 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ + ldrd r4, [sp] │ │ │ │ + mov r2, r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, #4 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - mov r2, r0 │ │ │ │ mov r0, #2 │ │ │ │ - b ab6e0 │ │ │ │ - add r1, r6, #3 │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldr sl, [sp, #24] │ │ │ │ + ldr lr, [sp, #28] │ │ │ │ + add sp, sp, #32 │ │ │ │ + b b155c │ │ │ │ + add r1, r5, #3 │ │ │ │ lsl r1, r1, #3 │ │ │ │ mov r0, r8 │ │ │ │ - bl 254a8 │ │ │ │ - subs r6, r0, #0 │ │ │ │ - popeq {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ + bl 253d4 │ │ │ │ + subs r5, r0, #0 │ │ │ │ + beq 767fc │ │ │ │ mov r0, r7 │ │ │ │ - str r6, [sl] │ │ │ │ - bl 21f74 │ │ │ │ - ldr r3, [sl] │ │ │ │ + str r5, [sl] │ │ │ │ add r4, r4, #1 │ │ │ │ - str r0, [r6, r5] │ │ │ │ + bl 21edc │ │ │ │ + str r0, [r5, r6] │ │ │ │ mov r0, r9 │ │ │ │ - add r5, r3, r5 │ │ │ │ - bl 5fce0 │ │ │ │ - ldr r2, [sl] │ │ │ │ - mov r3, #0 │ │ │ │ - add r1, r2, r4, lsl #3 │ │ │ │ + ldr r5, [sl] │ │ │ │ + bl 62378 │ │ │ │ + ldr r3, [sl] │ │ │ │ + vmov.i32 d16, #0 @ 0x00000000 │ │ │ │ + add r5, r5, r6 │ │ │ │ + add r3, r3, r4, lsl #3 │ │ │ │ str r0, [r5, #4] │ │ │ │ - str r3, [r2, r4, lsl #3] │ │ │ │ - str r3, [r1, #4] │ │ │ │ - b 7358c │ │ │ │ + vst1.8 {d16}, [r3] │ │ │ │ + b 76714 │ │ │ │ mov r1, #8 │ │ │ │ mov r0, #2 │ │ │ │ - bl 25460 │ │ │ │ + bl 2538c │ │ │ │ cmp r0, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sl] │ │ │ │ - popeq {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ + beq 767fc │ │ │ │ mov r0, r7 │ │ │ │ - bl 21f74 │ │ │ │ + bl 21edc │ │ │ │ ldr r5, [sl] │ │ │ │ mov r3, r0 │ │ │ │ - str r3, [r4] │ │ │ │ mov r0, r9 │ │ │ │ - bl 5fce0 │ │ │ │ + str r3, [r4] │ │ │ │ + bl 62378 │ │ │ │ str r0, [r5, #4] │ │ │ │ - b 7358c │ │ │ │ - mov r5, r0 │ │ │ │ + b 76714 │ │ │ │ + mov r6, r0 │ │ │ │ mov r1, #16 │ │ │ │ mov r4, r0 │ │ │ │ - b 735c4 │ │ │ │ - strhteq sl, [ip], -r0 │ │ │ │ - andeq r1, r0, r8, asr sl │ │ │ │ - andseq r7, r6, r0, lsr #21 │ │ │ │ - @ instruction: 0x001609bc │ │ │ │ - ldr r3, [pc, #56] @ 736b4 │ │ │ │ - ldr r2, [pc, #56] @ 736b8 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r3, r2] │ │ │ │ - ldr r1, [pc, #48] @ 736bc │ │ │ │ + b 76760 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldr sl, [sp, #24] │ │ │ │ + add sp, sp, #28 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + eoreq r7, lr, r0, lsr ip │ │ │ │ + andeq r1, r0, r4, asr #20 │ │ │ │ + andseq r6, r7, r4, ror #22 │ │ │ │ + andseq pc, r6, r4, lsl #21 │ │ │ │ + ldr r3, [pc, #56] @ 76864 │ │ │ │ mvn r2, #0 │ │ │ │ - str r2, [r0] │ │ │ │ - ldr r0, [pc, #40] @ 736c0 │ │ │ │ - ldr ip, [r3, r1] │ │ │ │ - ldr r1, [pc, #36] @ 736c4 │ │ │ │ + ldr ip, [pc, #52] @ 76868 │ │ │ │ + ldr r0, [pc, #52] @ 7686c │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [pc, #48] @ 76870 │ │ │ │ + ldr ip, [r3, ip] │ │ │ │ str r2, [ip] │ │ │ │ ldr r0, [r3, r0] │ │ │ │ str r2, [r0] │ │ │ │ + ldr r0, [r3, r1] │ │ │ │ + ldr r1, [pc, #28] @ 76874 │ │ │ │ + str r2, [r0] │ │ │ │ ldr r3, [r3, r1] │ │ │ │ str r2, [r3] │ │ │ │ bx lr │ │ │ │ - eoreq sl, ip, r4, asr #24 │ │ │ │ - andeq r1, r0, r4, lsr sp │ │ │ │ - andeq r1, r0, r4, asr fp │ │ │ │ - andeq r1, r0, ip, lsl sl │ │ │ │ - andeq r1, r0, r0, asr #20 │ │ │ │ + mlaeq lr, ip, sl, r7 │ │ │ │ + andeq r1, r0, r0, lsr #26 │ │ │ │ + andeq r1, r0, r0, asr #22 │ │ │ │ + andeq r1, r0, r8, lsl #20 │ │ │ │ + andeq r1, r0, ip, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r3, [pc, #380] @ 7385c │ │ │ │ - ldr r4, [pc, #380] @ 73860 │ │ │ │ + ldr r3, [pc, #392] @ 76a20 │ │ │ │ + ldr r4, [pc, #392] @ 76a24 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 73780 │ │ │ │ - ldr r3, [pc, #360] @ 73864 │ │ │ │ + beq 76938 │ │ │ │ + ldr r3, [pc, #372] @ 76a28 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 737f8 │ │ │ │ - ldr r3, [pc, #344] @ 73868 │ │ │ │ + bne 769bc │ │ │ │ + ldr r3, [pc, #356] @ 76a2c │ │ │ │ ldr r5, [r4, r3] │ │ │ │ - ldr r3, [pc, #340] @ 7386c │ │ │ │ - ldr r2, [pc, #340] @ 73870 │ │ │ │ + ldr r3, [pc, #352] @ 76a30 │ │ │ │ + ldr r2, [pc, #352] @ 76a34 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r1, [r3] │ │ │ │ + ldr r0, [r3, #8] │ │ │ │ str r1, [r2] │ │ │ │ - ldr r2, [pc, #324] @ 73874 │ │ │ │ + ldr r2, [pc, #332] @ 76a38 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ ldr r2, [r4, r2] │ │ │ │ - ldr r0, [r3, #8] │ │ │ │ str r1, [r2] │ │ │ │ - ldr r2, [pc, #308] @ 73878 │ │ │ │ - ldr r1, [r4, r2] │ │ │ │ - ldr r2, [r3, #12] │ │ │ │ - ldr r3, [pc, #300] @ 7387c │ │ │ │ - str r0, [r1] │ │ │ │ + ldr r2, [pc, #320] @ 76a3c │ │ │ │ + ldr r1, [r3, #12] │ │ │ │ + ldr r3, [r4, r2] │ │ │ │ + str r0, [r3] │ │ │ │ + ldr r3, [pc, #308] @ 76a40 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - str r2, [r3] │ │ │ │ - bl 60e30 │ │ │ │ + str r1, [r3] │ │ │ │ + bl 635f4 │ │ │ │ ldr r3, [r5, #2176] @ 0x880 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 73844 │ │ │ │ + bne 76a08 │ │ │ │ ldr r3, [r5, #1520] @ 0x5f0 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 73854 │ │ │ │ - bl 80278 │ │ │ │ - bl 7d330 │ │ │ │ - bl 81778 │ │ │ │ - bl 7b40c │ │ │ │ + bne 76a18 │ │ │ │ + bl 83d6c │ │ │ │ + bl 80b50 │ │ │ │ + bl 85324 │ │ │ │ + bl 7ea80 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #13 │ │ │ │ - bl 5f55c │ │ │ │ + bl 61b8c │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #18 │ │ │ │ - bl 5f55c │ │ │ │ - bl 602a0 │ │ │ │ - ldr r3, [pc, #216] @ 73880 │ │ │ │ + bl 61b8c │ │ │ │ + bl 629d8 │ │ │ │ + ldr r3, [pc, #228] @ 76a44 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r0, [r3, #20] │ │ │ │ - bl 24c8c │ │ │ │ - ldr r3, [pc, #204] @ 73884 │ │ │ │ + bl 24bb8 │ │ │ │ + ldr r3, [pc, #216] @ 76a48 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 24c8c │ │ │ │ - ldr r3, [pc, #192] @ 73888 │ │ │ │ + bl 24bb8 │ │ │ │ + ldr r3, [pc, #204] @ 76a4c │ │ │ │ ldr r4, [r4, r3] │ │ │ │ ldr r0, [r4] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 737e0 │ │ │ │ - bl a58a0 │ │ │ │ + beq 76998 │ │ │ │ + bl ab088 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - ldr r2, [pc, #164] @ 7388c │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r2, [pc, #176] @ 76a50 │ │ │ │ mov r1, #6 │ │ │ │ mov r0, #2 │ │ │ │ - b ab6e0 │ │ │ │ - ldr r2, [pc, #104] @ 73868 │ │ │ │ - ldr r3, [pc, #140] @ 73890 │ │ │ │ - ldr r5, [r4, r2] │ │ │ │ - ldr r2, [r4, r3] │ │ │ │ - ldr r3, [pc, #132] @ 73894 │ │ │ │ - ldr r1, [r5, #152] @ 0x98 │ │ │ │ - str r1, [r2] │ │ │ │ - ldr r2, [pc, #124] @ 73898 │ │ │ │ - ldr r3, [r4, r3] │ │ │ │ - ldr r1, [r5, #156] @ 0x9c │ │ │ │ - str r1, [r3] │ │ │ │ - ldr r3, [pc, #112] @ 7389c │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ + add sp, sp, #16 │ │ │ │ + b b155c │ │ │ │ + ldr r0, [pc, #104] @ 76a2c │ │ │ │ + ldr r1, [pc, #140] @ 76a54 │ │ │ │ + ldr r2, [pc, #140] @ 76a58 │ │ │ │ + ldr r5, [r4, r0] │ │ │ │ + ldr r1, [r4, r1] │ │ │ │ + ldr r3, [pc, #132] @ 76a5c │ │ │ │ + ldr r0, [r5, #152] @ 0x98 │ │ │ │ + str r0, [r1] │ │ │ │ ldr r2, [r4, r2] │ │ │ │ + ldr r1, [r5, #156] @ 0x9c │ │ │ │ + str r1, [r2] │ │ │ │ + ldr r2, [r4, r3] │ │ │ │ ldr r1, [r5, #664] @ 0x298 │ │ │ │ + ldr r3, [pc, #104] @ 76a60 │ │ │ │ str r1, [r2] │ │ │ │ - ldr r3, [r4, r3] │ │ │ │ ldr r2, [r5, #668] @ 0x29c │ │ │ │ + ldr r3, [r4, r3] │ │ │ │ str r2, [r3] │ │ │ │ - b 73710 │ │ │ │ - bl 7d844 │ │ │ │ + b 768c8 │ │ │ │ + bl 810e8 │ │ │ │ ldr r3, [r5, #1520] @ 0x5f0 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 73774 │ │ │ │ - bl 7e5b4 │ │ │ │ - b 73774 │ │ │ │ - mlaeq sp, ip, r4, r9 │ │ │ │ - ldrdeq sl, [ip], -r8 @ │ │ │ │ - @ instruction: 0x000019bc │ │ │ │ - andeq r1, r0, r4, lsl r6 │ │ │ │ - andeq r1, r0, r4, ror #16 │ │ │ │ - andeq r1, r0, ip, ror #16 │ │ │ │ - andeq r1, r0, ip, lsl fp │ │ │ │ - muleq r0, r4, sl │ │ │ │ - ldrdeq r1, [r0], -r4 │ │ │ │ - andeq r1, r0, r0, ror #18 │ │ │ │ - andeq r1, r0, r8, lsl #18 │ │ │ │ - muleq r0, ip, r6 │ │ │ │ - andseq r7, r6, r8, ror #16 │ │ │ │ - andeq r1, r0, ip, lsr r8 │ │ │ │ - andeq r1, r0, r0, lsr #16 │ │ │ │ - andeq r1, r0, r0, ror fp │ │ │ │ - muleq r0, r8, r6 │ │ │ │ + beq 7692c │ │ │ │ + bl 81f9c │ │ │ │ + b 7692c │ │ │ │ + eoreq r6, pc, r4, ror #5 │ │ │ │ + eoreq r7, lr, r0, lsr sl │ │ │ │ + andeq r1, r0, r8, lsr #19 │ │ │ │ + andeq r1, r0, r0, lsl #12 │ │ │ │ + andeq r1, r0, r0, asr r8 │ │ │ │ + andeq r1, r0, r8, asr r8 │ │ │ │ + andeq r1, r0, r8, lsl #22 │ │ │ │ + andeq r1, r0, r0, lsl #21 │ │ │ │ + andeq r1, r0, r0, asr #15 │ │ │ │ + andeq r1, r0, ip, asr #18 │ │ │ │ + strdeq r1, [r0], -r4 │ │ │ │ + andeq r1, r0, r8, lsl #13 │ │ │ │ + @ instruction: 0x001768f4 │ │ │ │ + andeq r1, r0, r8, lsr #16 │ │ │ │ + andeq r1, r0, ip, lsl #16 │ │ │ │ + andeq r1, r0, ip, asr fp │ │ │ │ + andeq r1, r0, r4, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #16 │ │ │ │ - str r1, [sp, #4] │ │ │ │ mov r5, r2 │ │ │ │ - mov r1, r2 │ │ │ │ - ldr r2, [pc, #432] @ 73a78 │ │ │ │ + ldr r7, [pc, #456] @ 76c58 │ │ │ │ mov r6, r3 │ │ │ │ - ldr r3, [pc, #428] @ 73a7c │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ mov r4, r0 │ │ │ │ + str r1, [sp, #4] │ │ │ │ + mov r1, r2 │ │ │ │ add r0, sp, #4 │ │ │ │ + ldr r2, [pc, #436] @ 76c5c │ │ │ │ + ldr r3, [pc, #436] @ 76c60 │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl afca4 │ │ │ │ - ldr r7, [pc, #396] @ 73a80 │ │ │ │ - add r7, pc, r7 │ │ │ │ + bl b5f74 │ │ │ │ cmp r0, #0 │ │ │ │ - moveq r4, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ - beq 73984 │ │ │ │ + moveq r4, r0 │ │ │ │ + beq 76b54 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 739b4 │ │ │ │ + beq 76b94 │ │ │ │ cmp r4, #1 │ │ │ │ movne r4, #0 │ │ │ │ - bne 7397c │ │ │ │ + bne 76b4c │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #7 │ │ │ │ - bl 5f55c │ │ │ │ + bl 61b8c │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r0 │ │ │ │ - b 73940 │ │ │ │ + b 76b10 │ │ │ │ mov r1, #4 │ │ │ │ - bl 5fd7c │ │ │ │ + bl 62430 │ │ │ │ cmp r0, #0 │ │ │ │ orrne r4, r4, #1 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r1, #1 │ │ │ │ - bl afdac │ │ │ │ + bl b6090 │ │ │ │ subs r5, r0, #0 │ │ │ │ - bne 73930 │ │ │ │ + bne 76b00 │ │ │ │ subs r1, r6, #0 │ │ │ │ - beq 73a5c │ │ │ │ + beq 76c3c │ │ │ │ mov r0, #6 │ │ │ │ - bl 5f55c │ │ │ │ + bl 61b8c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 73978 │ │ │ │ + beq 76b48 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, #12 │ │ │ │ - bl 5f55c │ │ │ │ - bl 7c194 │ │ │ │ + bl 61b8c │ │ │ │ + bl 7f874 │ │ │ │ add r0, sp, #8 │ │ │ │ - bl afd94 │ │ │ │ - ldr r2, [pc, #248] @ 73a84 │ │ │ │ - ldr r3, [pc, #236] @ 73a7c │ │ │ │ + bl b6074 │ │ │ │ + ldr r2, [pc, #264] @ 76c64 │ │ │ │ + ldr r3, [pc, #256] @ 76c60 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 73a74 │ │ │ │ + bne 76c54 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ cmp r6, #0 │ │ │ │ - beq 73a4c │ │ │ │ - ldr r1, [pc, #196] @ 73a88 │ │ │ │ + beq 76c2c │ │ │ │ + ldr r1, [pc, #196] @ 76c68 │ │ │ │ mov r0, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - bl a600c │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r5 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl ab8ac │ │ │ │ vldr d7, [r0, #24] │ │ │ │ vcvt.u32.f64 s15, d7 │ │ │ │ vmov r8, s15 │ │ │ │ - b 73a00 │ │ │ │ + b 76be0 │ │ │ │ mov r1, #3 │ │ │ │ - bl 5fd7c │ │ │ │ add r5, r5, #1 │ │ │ │ + bl 62430 │ │ │ │ cmp r0, #0 │ │ │ │ orrne r4, r4, #1 │ │ │ │ cmp r8, r5 │ │ │ │ - beq 73a14 │ │ │ │ + beq 76bf4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r1, #1 │ │ │ │ - bl afdac │ │ │ │ + bl b6090 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 739e4 │ │ │ │ - bl 7c194 │ │ │ │ - ldr r3, [pc, #108] @ 73a8c │ │ │ │ + bne 76bc4 │ │ │ │ + bl 7f874 │ │ │ │ + ldr r3, [pc, #108] @ 76c6c │ │ │ │ mov r2, #1 │ │ │ │ - add r3, pc, r3 │ │ │ │ cmp r4, #0 │ │ │ │ + add r3, pc, r3 │ │ │ │ strne r2, [r3, #1096] @ 0x448 │ │ │ │ cmp r6, #0 │ │ │ │ str r2, [r3, #1152] @ 0x480 │ │ │ │ - beq 7397c │ │ │ │ - ldr r3, [pc, #80] @ 73a90 │ │ │ │ + beq 76b4c │ │ │ │ + ldr r3, [pc, #80] @ 76c70 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r2, [r3] │ │ │ │ - b 7397c │ │ │ │ + b 76b4c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, #13 │ │ │ │ - bl 5f55c │ │ │ │ - b 739bc │ │ │ │ + bl 61b8c │ │ │ │ + b 76b9c │ │ │ │ mov r0, #2 │ │ │ │ - bl 5f55c │ │ │ │ + bl 61b8c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, #6 │ │ │ │ - bl 5f55c │ │ │ │ - b 73978 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - strdeq sl, [ip], -r4 @ │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - ldrdeq sl, [ip], -r0 @ │ │ │ │ - eoreq sl, ip, r4, lsr r9 │ │ │ │ - andseq r3, r5, r8, ror #19 │ │ │ │ - eoreq r4, sp, r4, ror #5 │ │ │ │ - andeq r1, r0, ip, asr fp │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ + bl 61b8c │ │ │ │ + b 76b48 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eoreq r7, lr, r8, lsr #16 │ │ │ │ + eoreq r7, lr, r4, lsr #16 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eoreq r7, lr, r4, ror r7 │ │ │ │ + andseq r2, r6, r0, asr sl │ │ │ │ + eoreq r1, pc, r0, lsl #2 │ │ │ │ + andeq r1, r0, r8, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ vpush {d8} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r1 │ │ │ │ - ldr r1, [pc, #1020] @ 73eb0 │ │ │ │ - ldr r2, [pc, #1160] @ 73f40 │ │ │ │ + ldr r1, [pc, #1304] @ 771b8 │ │ │ │ + sub sp, sp, #16 │ │ │ │ + vmov.f32 s16, s0 │ │ │ │ + ldr r2, [pc, #1296] @ 771bc │ │ │ │ + ldr r3, [pc, #1296] @ 771c0 │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r3, [pc, #1012] @ 73eb4 │ │ │ │ - ldr r5, [pc, #1012] @ 73eb8 │ │ │ │ + ldr r5, [pc, #1292] @ 771c4 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ - sub sp, sp, #20 │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, pc, r5 │ │ │ │ - vmov.f32 s16, s0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ cmp r0, #17 │ │ │ │ - bhi 73b6c │ │ │ │ + bhi 76d40 │ │ │ │ add r0, r0, r0 │ │ │ │ ldrh r0, [r3, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ nop {0} │ │ │ │ - vcvt.f64.f32 d7, s0 │ │ │ │ - vldr d5, [pc, #932] @ 73ea8 │ │ │ │ - ldr r3, [pc, #948] @ 73ebc │ │ │ │ - vmov.f64 d6, #32 @ 0x41000000 8.0 │ │ │ │ - vmul.f64 d7, d7, d6 │ │ │ │ + ldr r3, [pc, #1244] @ 771c8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - vdiv.f64 d6, d7, d5 │ │ │ │ - vcvt.f32.f64 s12, d6 │ │ │ │ - vstr s12, [r3] │ │ │ │ - ldr r3, [pc, #924] @ 73ec0 │ │ │ │ + vstr s0, [r3] │ │ │ │ + ldr r3, [pc, #1236] @ 771cc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 73b44 │ │ │ │ + beq 76d18 │ │ │ │ mov r1, #47 @ 0x2f │ │ │ │ - bl 24b6c │ │ │ │ + bl 24a98 │ │ │ │ cmp r0, #0 │ │ │ │ mvnne r0, #0 │ │ │ │ - bne 73b50 │ │ │ │ - ldr r3, [pc, #888] @ 73ec4 │ │ │ │ + bne 76d24 │ │ │ │ + ldr r3, [pc, #1200] @ 771d0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ - ldr r2, [pc, #880] @ 73ec8 │ │ │ │ - ldr r3, [pc, #880] @ 73ecc │ │ │ │ - ldr r1, [r5, r2] │ │ │ │ - mov r2, #1 │ │ │ │ - str r0, [r1] │ │ │ │ + mov r1, #1 │ │ │ │ + ldr r2, [pc, #1188] @ 771d4 │ │ │ │ + ldr r3, [pc, #1188] @ 771d8 │ │ │ │ + ldr r2, [r5, r2] │ │ │ │ + str r0, [r2] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - str r2, [r3] │ │ │ │ - ldr r2, [pc, #860] @ 73ed0 │ │ │ │ - ldr r3, [pc, #968] @ 73f40 │ │ │ │ + str r1, [r3] │ │ │ │ + ldr r2, [pc, #1172] @ 771dc │ │ │ │ + ldr r3, [pc, #1136] @ 771bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 74010 │ │ │ │ - add sp, sp, #20 │ │ │ │ + bne 771ac │ │ │ │ + add sp, sp, #16 │ │ │ │ vpop {d8} │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ - ldr r3, [pc, #816] @ 73ed4 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r3, [pc, #1112] @ 771e0 │ │ │ │ ldr r5, [r5, r3] │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r5] │ │ │ │ - bl 601dc │ │ │ │ + bl 628e8 │ │ │ │ str r0, [r5] │ │ │ │ - b 73b6c │ │ │ │ - ldr r4, [pc, #780] @ 73ed8 │ │ │ │ + b 76d40 │ │ │ │ + ldr r4, [pc, #1076] @ 771e4 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 73c00 │ │ │ │ - bl c8b74 │ │ │ │ + beq 76de4 │ │ │ │ + bl d0254 │ │ │ │ vmov s15, r0 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vcmpe.f32 s15, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bpl 73c00 │ │ │ │ + bpl 76de4 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl c8b74 │ │ │ │ - vmov s14, r0 │ │ │ │ - vcvt.f32.s32 s16, s14 │ │ │ │ - vcvt.s32.f32 s14, s16 │ │ │ │ - ldr r3, [pc, #720] @ 73edc │ │ │ │ + bl d0254 │ │ │ │ + vmov s0, r0 │ │ │ │ + vcvt.f32.s32 s16, s0 │ │ │ │ + ldr r3, [pc, #1020] @ 771e8 │ │ │ │ + vcvt.s32.f32 s0, s16 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - vstr s14, [r3] │ │ │ │ - b 73b6c │ │ │ │ - ldr r3, [pc, #708] @ 73ee0 │ │ │ │ + vstr s0, [r3] │ │ │ │ + b 76d40 │ │ │ │ + ldr r3, [pc, #1004] @ 771ec │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 73b6c │ │ │ │ - ldr r2, [pc, #692] @ 73ee4 │ │ │ │ - ldr r3, [pc, #780] @ 73f40 │ │ │ │ + beq 76d40 │ │ │ │ + ldr r2, [pc, #988] @ 771f0 │ │ │ │ + ldr r3, [pc, #932] @ 771bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 74010 │ │ │ │ + bne 771ac │ │ │ │ vcvt.s32.f32 s15, s0 │ │ │ │ - ldr r1, [pc, #656] @ 73ee8 │ │ │ │ + ldr r1, [pc, #952] @ 771f4 │ │ │ │ add r1, pc, r1 │ │ │ │ vmov r2, s15 │ │ │ │ - b 73f98 │ │ │ │ - ldr r3, [pc, #644] @ 73eec │ │ │ │ + b 7711c │ │ │ │ + ldr r3, [pc, #940] @ 771f8 │ │ │ │ ldr r6, [r5, r3] │ │ │ │ ldr r0, [r6] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r6] │ │ │ │ - bl 601dc │ │ │ │ + bl 628e8 │ │ │ │ str r0, [r6] │ │ │ │ - b 73b1c │ │ │ │ - ldr r3, [pc, #608] @ 73ef0 │ │ │ │ + b 76cf0 │ │ │ │ + ldr r3, [pc, #904] @ 771fc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ vstr s0, [r3] │ │ │ │ - b 73b1c │ │ │ │ - ldr r3, [pc, #596] @ 73ef4 │ │ │ │ + b 76cf0 │ │ │ │ + ldr r3, [pc, #892] @ 77200 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ vstr s0, [r3] │ │ │ │ - b 73b1c │ │ │ │ - ldr r3, [pc, #584] @ 73ef8 │ │ │ │ + b 76cf0 │ │ │ │ + vcvt.f64.f32 d0, s0 │ │ │ │ + vmov.f64 d16, #32 @ 0x41000000 8.0 │ │ │ │ + vldr d17, [pc, #788] @ 771b0 │ │ │ │ + ldr r3, [pc, #868] @ 77204 │ │ │ │ + vmul.f64 d0, d0, d16 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - vstr s0, [r3] │ │ │ │ - b 73b1c │ │ │ │ - ldr r3, [pc, #572] @ 73efc │ │ │ │ + vdiv.f64 d16, d0, d17 │ │ │ │ + vcvt.f32.f64 s15, d16 │ │ │ │ + vstr s15, [r3] │ │ │ │ + b 76cf0 │ │ │ │ + ldr r3, [pc, #844] @ 77208 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 73b6c │ │ │ │ - ldr r2, [pc, #556] @ 73f00 │ │ │ │ - ldr r3, [pc, #616] @ 73f40 │ │ │ │ + beq 76d40 │ │ │ │ + ldr r2, [pc, #828] @ 7720c │ │ │ │ + ldr r3, [pc, #744] @ 771bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 74010 │ │ │ │ + bne 771ac │ │ │ │ vcvt.s32.f32 s15, s0 │ │ │ │ - ldr r1, [pc, #520] @ 73f04 │ │ │ │ + ldr r1, [pc, #792] @ 77210 │ │ │ │ add r1, pc, r1 │ │ │ │ vmov r2, s15 │ │ │ │ - b 73f98 │ │ │ │ + b 7711c │ │ │ │ mov r1, #84 @ 0x54 │ │ │ │ mov r0, #1 │ │ │ │ - bl 25460 │ │ │ │ - ldr r2, [pc, #496] @ 73f08 │ │ │ │ + bl 2538c │ │ │ │ + ldr r2, [pc, #768] @ 77214 │ │ │ │ mov ip, #25 │ │ │ │ + mov r1, #1 │ │ │ │ + ldr r3, [pc, #668] @ 771bc │ │ │ │ + str ip, [r0] │ │ │ │ + vstr s16, [r0, #36] @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r3, r0 │ │ │ │ - ldm r2, {r0, r1} │ │ │ │ - mov r2, r3 │ │ │ │ - str ip, [r2], #4 │ │ │ │ - stm r2, {r0, r1} │ │ │ │ - mov r2, #1 │ │ │ │ - ldr r1, [pc, #464] @ 73f0c │ │ │ │ - str r2, [r3, #44] @ 0x2c │ │ │ │ - ldr r2, [pc, #508] @ 73f40 │ │ │ │ - add r1, pc, r1 │ │ │ │ - vstr s16, [r3, #36] @ 0x24 │ │ │ │ - ldr r2, [r1, r2] │ │ │ │ - ldr r1, [r2] │ │ │ │ - ldr r2, [sp, #12] │ │ │ │ - eors r1, r2, r1 │ │ │ │ - mov r2, #0 │ │ │ │ - bne 74010 │ │ │ │ - mov r0, r3 │ │ │ │ - add sp, sp, #20 │ │ │ │ + str r1, [r0, #44] @ 0x2c │ │ │ │ + ldrd r4, [r2] │ │ │ │ + ldr r2, [pc, #736] @ 77218 │ │ │ │ + strd r4, [r0, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3] │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + eors r2, r3, r2 │ │ │ │ + mov r3, #0 │ │ │ │ + bne 771ac │ │ │ │ + add sp, sp, #16 │ │ │ │ vpop {d8} │ │ │ │ - pop {r4, r5, r6, r7, lr} │ │ │ │ - b 3b164 │ │ │ │ - ldr r3, [pc, #404] @ 73f10 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + ldr lr, [sp, #20] │ │ │ │ + add sp, sp, #24 │ │ │ │ + b 3bdc8 │ │ │ │ + ldr r3, [pc, #672] @ 7721c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 73b6c │ │ │ │ - ldr r2, [pc, #388] @ 73f14 │ │ │ │ - ldr r3, [pc, #428] @ 73f40 │ │ │ │ + beq 76d40 │ │ │ │ + ldr r2, [pc, #656] @ 77220 │ │ │ │ + ldr r3, [pc, #552] @ 771bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 74010 │ │ │ │ + bne 771ac │ │ │ │ vcvt.s32.f32 s15, s0 │ │ │ │ - ldr r1, [pc, #352] @ 73f18 │ │ │ │ + ldr r1, [pc, #620] @ 77224 │ │ │ │ add r1, pc, r1 │ │ │ │ vmov r2, s15 │ │ │ │ - b 73f98 │ │ │ │ - ldr r3, [pc, #340] @ 73f1c │ │ │ │ + b 7711c │ │ │ │ + ldr r3, [pc, #608] @ 77228 │ │ │ │ ldr r0, [pc, r3] │ │ │ │ - bl 37338 │ │ │ │ + bl 37c2c │ │ │ │ cmp r4, #0 │ │ │ │ mov r6, r0 │ │ │ │ - beq 73fc0 │ │ │ │ + beq 77154 │ │ │ │ + ldr r2, [pc, #588] @ 7722c │ │ │ │ + cmp r0, #0 │ │ │ │ + ldr ip, [r4] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ - ldr r1, [pc, #356] @ 73f48 │ │ │ │ - ldr r2, [r4, #8] │ │ │ │ - ldr r1, [r5, r1] │ │ │ │ + ldr r1, [r4, #8] │ │ │ │ + ldr r2, [r5, r2] │ │ │ │ str r3, [sp, #8] │ │ │ │ add r3, r3, r3, lsl #2 │ │ │ │ - add r2, r2, r3, lsl #1 │ │ │ │ - add r2, r1, r2, lsl #2 │ │ │ │ - ldr ip, [r4] │ │ │ │ - add r1, r1, r3, lsl #3 │ │ │ │ - cmp r0, #0 │ │ │ │ + add r1, r1, r3, lsl #1 │ │ │ │ + add r3, r2, r3, lsl #3 │ │ │ │ + add r2, r2, r1, lsl #2 │ │ │ │ + str r3, [sp, #4] │ │ │ │ str ip, [r2] │ │ │ │ - str r1, [sp, #4] │ │ │ │ - beq 73b6c │ │ │ │ - ldr r1, [pc, #308] @ 73f4c │ │ │ │ + beq 76d40 │ │ │ │ + mov r1, #7424 @ 0x1d00 │ │ │ │ + movt r1, #16384 @ 0x4000 │ │ │ │ add r2, sp, #4 │ │ │ │ - bl b3b30 │ │ │ │ - b 73b6c │ │ │ │ - ldr r2, [pc, #248] @ 73f20 │ │ │ │ - ldr r3, [pc, #248] @ 73f24 │ │ │ │ + bl ba1ac │ │ │ │ + b 76d40 │ │ │ │ + ldr r2, [pc, #516] @ 77230 │ │ │ │ + ldr r3, [pc, #516] @ 77234 │ │ │ │ ldr r4, [r5, r2] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3] │ │ │ │ vstr s0, [r4] │ │ │ │ - bl 37338 │ │ │ │ + bl 37c2c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 73b6c │ │ │ │ - ldr r2, [pc, #220] @ 73f28 │ │ │ │ - ldr r3, [pc, #240] @ 73f40 │ │ │ │ + beq 76d40 │ │ │ │ + ldr r2, [pc, #488] @ 77238 │ │ │ │ + ldr r3, [pc, #360] @ 771bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 74010 │ │ │ │ + bne 771ac │ │ │ │ + mov r1, #12544 @ 0x3100 │ │ │ │ + movt r1, #16384 @ 0x4000 │ │ │ │ mov r2, r4 │ │ │ │ - ldr r1, [pc, #184] @ 73f2c │ │ │ │ - add sp, sp, #20 │ │ │ │ + add sp, sp, #16 │ │ │ │ vpop {d8} │ │ │ │ - pop {r4, r5, r6, r7, lr} │ │ │ │ - b b3b30 │ │ │ │ - vcvt.s32.f32 s14, s0 │ │ │ │ - ldr r3, [pc, #164] @ 73f30 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + ldr lr, [sp, #20] │ │ │ │ + add sp, sp, #24 │ │ │ │ + b ba1ac │ │ │ │ + ldr r3, [pc, #412] @ 7723c │ │ │ │ + vcvt.s32.f32 s0, s0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - vstr s14, [r3] │ │ │ │ - b 73b1c │ │ │ │ - vcvt.f64.f32 d7, s0 │ │ │ │ - vldr d5, [pc, #8] @ 73ea8 │ │ │ │ - ldr r3, [pc, #144] @ 73f34 │ │ │ │ - vmov.f64 d6, #32 @ 0x41000000 8.0 │ │ │ │ - b 73b08 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subsmi r0, r9, r0 │ │ │ │ - eoreq sl, ip, ip, lsl #16 │ │ │ │ - @ instruction: 0x001e54b2 │ │ │ │ - strdeq sl, [ip], -r4 @ │ │ │ │ - andeq r1, r0, r8, lsr r8 │ │ │ │ - andeq r1, r0, ip, lsr #26 │ │ │ │ - eoreq r9, sp, r4, lsr r0 │ │ │ │ - andeq r1, r0, r0, lsr #11 │ │ │ │ - ldrdeq r1, [r0], -ip │ │ │ │ - eoreq sl, ip, ip, asr #14 │ │ │ │ - andeq r1, r0, r0, asr #11 │ │ │ │ - eoreq r4, sp, ip, lsr r1 │ │ │ │ - andeq r1, r0, ip, asr #23 │ │ │ │ - eoreq r4, sp, ip, ror #1 │ │ │ │ - mlaeq ip, r0, r6, sl │ │ │ │ - andseq r3, r5, r4, lsl pc │ │ │ │ - andeq r1, r0, r0, lsl sp │ │ │ │ - andeq r1, r0, r0, ror r9 │ │ │ │ - andeq r1, r0, r4, lsr #17 │ │ │ │ - andeq r1, r0, r4, lsl #24 │ │ │ │ - eoreq r4, sp, r8, asr #32 │ │ │ │ - eoreq sl, ip, ip, ror #11 │ │ │ │ - @ instruction: 0x00153eb8 │ │ │ │ - @ instruction: 0x00153dd4 │ │ │ │ - eoreq sl, ip, r0, lsl #11 │ │ │ │ - eoreq r3, sp, ip, lsl #31 │ │ │ │ - eoreq sl, ip, r0, lsr r5 │ │ │ │ - andseq r3, r5, r4, ror #27 │ │ │ │ - eoreq r3, sp, r0, asr #30 │ │ │ │ - andeq r1, r0, ip, lsl #25 │ │ │ │ - ldrdeq r3, [sp], -r8 @ │ │ │ │ - eoreq sl, ip, r4, ror r4 │ │ │ │ - andmi r3, r0, r0, lsl #2 │ │ │ │ - andeq r1, r0, r0, lsl #18 │ │ │ │ - andeq r1, r0, r8, asr r6 │ │ │ │ - strhteq r3, [sp], -r0 │ │ │ │ - eoreq sl, ip, r4, asr r3 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - @ instruction: 0x00153bf0 │ │ │ │ - andeq r1, r0, r0, lsr r8 │ │ │ │ - andmi r1, r0, r0, lsl #26 │ │ │ │ - ldr r3, [pc, #-32] @ 73f38 │ │ │ │ + vstr s0, [r3] │ │ │ │ + b 76cf0 │ │ │ │ + vcvt.f64.f32 d0, s0 │ │ │ │ + vmov.f64 d16, #32 @ 0x41000000 8.0 │ │ │ │ + vldr d18, [pc, #244] @ 771b0 │ │ │ │ + ldr r3, [pc, #384] @ 77240 │ │ │ │ + vmul.f64 d16, d0, d16 │ │ │ │ + ldr r3, [r5, r3] │ │ │ │ + vdiv.f64 d17, d16, d18 │ │ │ │ + vcvt.f32.f64 s15, d17 │ │ │ │ + vstr s15, [r3] │ │ │ │ + b 76cf0 │ │ │ │ + ldr r3, [pc, #360] @ 77244 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 73b6c │ │ │ │ - ldr r2, [pc, #-48] @ 73f3c │ │ │ │ - ldr r3, [pc, #-48] @ 73f40 │ │ │ │ + beq 76d40 │ │ │ │ + ldr r2, [pc, #344] @ 77248 │ │ │ │ + ldr r3, [pc, #200] @ 771bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 74010 │ │ │ │ + bne 771ac │ │ │ │ vcvt.s32.f32 s15, s0 │ │ │ │ - ldr r1, [pc, #-80] @ 73f44 │ │ │ │ + ldr r1, [pc, #308] @ 7724c │ │ │ │ add r1, pc, r1 │ │ │ │ vmov r2, s15 │ │ │ │ - add sp, sp, #20 │ │ │ │ + add sp, sp, #16 │ │ │ │ vpop {d8} │ │ │ │ - pop {r4, r5, r6, r7, lr} │ │ │ │ - b c8ca8 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + ldr lr, [sp, #20] │ │ │ │ + add sp, sp, #24 │ │ │ │ + b d03a0 │ │ │ │ vcvt.u32.f32 s15, s0 │ │ │ │ vmov r0, s15 │ │ │ │ cmp r0, #2 │ │ │ │ movls r1, #0 │ │ │ │ movhi r1, #1 │ │ │ │ - bl 37b34 │ │ │ │ - ldr r3, [pc, #-128] @ 73f48 │ │ │ │ + bl 384ec │ │ │ │ + ldr r3, [pc, #208] @ 7722c │ │ │ │ mov r2, #240 @ 0xf0 │ │ │ │ - ldr r5, [r5, r3] │ │ │ │ mov r1, r4 │ │ │ │ + ldr r5, [r5, r3] │ │ │ │ mov r0, r5 │ │ │ │ - bl 24368 │ │ │ │ + bl 242a0 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 73b6c │ │ │ │ - add r7, sp, #4 │ │ │ │ - str r4, [sp, #8] │ │ │ │ - ldr r1, [pc, #-164] @ 73f4c │ │ │ │ - mov r2, r7 │ │ │ │ + beq 76d40 │ │ │ │ + mov r7, #7424 @ 0x1d00 │ │ │ │ + movt r7, #16384 @ 0x4000 │ │ │ │ + add r8, sp, #4 │ │ │ │ + mov r2, r8 │ │ │ │ + mov r1, r7 │ │ │ │ + str r5, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ + str r4, [sp, #8] │ │ │ │ add r4, r4, #1 │ │ │ │ - str r5, [sp, #4] │ │ │ │ - bl b3b30 │ │ │ │ + bl ba1ac │ │ │ │ cmp r4, #6 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ - bne 73fe4 │ │ │ │ - b 73b6c │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ + bne 77180 │ │ │ │ + b 76d40 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subsmi r0, r9, r0 │ │ │ │ + eoreq r7, lr, r4, lsr #12 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + andseq r4, pc, r2, lsl r5 @ │ │ │ │ + eoreq r7, lr, r4, lsl r6 │ │ │ │ + strdeq r1, [r0], -r0 │ │ │ │ + andeq r1, r0, r8, lsl sp │ │ │ │ + eoreq r5, pc, r0, ror #28 │ │ │ │ + andeq r1, r0, ip, lsl #11 │ │ │ │ + andeq r1, r0, r8, asr #11 │ │ │ │ + eoreq r7, lr, r8, lsl #11 │ │ │ │ + andeq r1, r0, ip, lsr #11 │ │ │ │ + eoreq r0, pc, r8, asr pc @ │ │ │ │ + @ instruction: 0x00001bb8 │ │ │ │ + eoreq r0, pc, r8, lsl #30 │ │ │ │ + strhteq r7, [lr], -ip │ │ │ │ + andseq r2, r6, r0, lsl #31 │ │ │ │ + strdeq r1, [r0], -ip │ │ │ │ + andeq r1, r0, ip, asr r9 │ │ │ │ + muleq r0, r0, r8 │ │ │ │ + andeq r1, r0, r4, lsr #16 │ │ │ │ + eoreq r0, pc, ip, asr #28 │ │ │ │ + eoreq r7, lr, r0, lsl #8 │ │ │ │ + andseq r2, r6, ip, lsl #30 │ │ │ │ + andseq r2, r6, r8, lsl lr │ │ │ │ + mlaeq lr, r8, r3, r7 │ │ │ │ + eoreq r0, pc, ip, lsl #27 │ │ │ │ + eoreq r7, lr, r0, asr #6 │ │ │ │ + andseq r2, r6, r4, lsr lr │ │ │ │ + eoreq r0, pc, r0, asr #26 │ │ │ │ + andeq r1, r0, ip, lsl r8 │ │ │ │ + andeq r1, r0, r8, ror ip │ │ │ │ + ldrdeq r0, [pc], -r4 @ │ │ │ │ + eoreq r7, lr, r0, lsl #5 │ │ │ │ + andeq r1, r0, ip, ror #17 │ │ │ │ + andeq r1, r0, r4, asr #12 │ │ │ │ + eoreq r0, pc, ip, lsr #24 │ │ │ │ + eoreq r7, lr, r0, ror #3 │ │ │ │ + @ instruction: 0x00162cbc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ + strd r4, [sp, #-28]! @ 0xffffffe4 │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + str lr, [sp, #24] │ │ │ │ vpush {d8} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3496] @ 0xda8 │ │ │ │ mov r4, r1 │ │ │ │ - ldr r1, [pc, #2696] @ 74abc │ │ │ │ - ldr r2, [pc, #2696] @ 74ac0 │ │ │ │ + ldr r1, [pc, #2712] @ 77d14 │ │ │ │ + sub sp, sp, #564 @ 0x234 │ │ │ │ + ldr r2, [pc, #2708] @ 77d18 │ │ │ │ + ldr r3, [pc, #2708] @ 77d1c │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r3, [pc, #2692] @ 74ac4 │ │ │ │ - ldr r5, [pc, #2692] @ 74ac8 │ │ │ │ + ldr r5, [pc, #2704] @ 77d20 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ - sub sp, sp, #564 @ 0x234 │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #556] @ 0x22c │ │ │ │ mov r2, #0 │ │ │ │ cmp r0, #12 │ │ │ │ - bhi 74130 │ │ │ │ + bhi 77378 │ │ │ │ add r0, r0, r0 │ │ │ │ ldrh r0, [r3, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ nop {0} │ │ │ │ - ldr r2, [pc, #2640] @ 74acc │ │ │ │ - ldr r3, [pc, #2640] @ 74ad0 │ │ │ │ - ldr r1, [r5, r2] │ │ │ │ - ldr r2, [pc, #2636] @ 74ad4 │ │ │ │ + ldr r1, [pc, #2656] @ 77d24 │ │ │ │ + ldr r3, [pc, #2656] @ 77d28 │ │ │ │ + ldr r2, [pc, #2656] @ 77d2c │ │ │ │ + ldr r1, [r5, r1] │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r0, [pc, #2648] @ 77d30 │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [r3, #12] │ │ │ │ ldr r2, [r5, r2] │ │ │ │ - ldr r0, [pc, #2620] @ 74ad8 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r4, [r5, r0] │ │ │ │ ldr r3, [r4, #696] @ 0x2b8 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 75228 │ │ │ │ + beq 78488 │ │ │ │ ldr r2, [r4, #728] @ 0x2d8 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 740cc │ │ │ │ + bne 77314 │ │ │ │ mov r1, #8 │ │ │ │ add r0, r4, #656 @ 0x290 │ │ │ │ - bl 826a4 │ │ │ │ + bl 86330 │ │ │ │ ldr r3, [r4, #696] @ 0x2b8 │ │ │ │ - ldr r2, [pc, #2568] @ 74adc │ │ │ │ + ldr r2, [pc, #2584] @ 77d34 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 740ec │ │ │ │ - mov r0, #29 │ │ │ │ + beq 77334 │ │ │ │ vmov.f32 s0, #112 @ 0x3f800000 1.0 │ │ │ │ - bl 7b684 │ │ │ │ - ldr r3, [pc, #2540] @ 74ae0 │ │ │ │ + mov r0, #29 │ │ │ │ + bl 7ed4c │ │ │ │ + ldr r3, [pc, #2556] @ 77d38 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - blt 7411c │ │ │ │ - ldr r3, [pc, #2524] @ 74ae4 │ │ │ │ + blt 77364 │ │ │ │ + ldr r3, [pc, #2540] @ 77d3c │ │ │ │ mov r2, #0 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r3, [r3, #16] │ │ │ │ mov r1, #1 │ │ │ │ add r0, r4, #144 @ 0x90 │ │ │ │ - bl 821e4 │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r3, [r3, #16] │ │ │ │ + bl 85e04 │ │ │ │ mvn r3, #0 │ │ │ │ + add r0, r4, #656 @ 0x290 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - add r0, r4, #656 @ 0x290 │ │ │ │ - bl 820c0 │ │ │ │ + bl 85cc0 │ │ │ │ mov r4, #1 │ │ │ │ - ldr r2, [pc, #2476] @ 74ae8 │ │ │ │ - ldr r3, [pc, #2432] @ 74ac0 │ │ │ │ + ldr r2, [pc, #2492] @ 77d40 │ │ │ │ + ldr r3, [pc, #2448] @ 77d18 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #556] @ 0x22c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 75bb0 │ │ │ │ + bne 78e28 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #564 @ 0x234 │ │ │ │ vpop {d8} │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldr r6, [pc, #2428] @ 74aec │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + add sp, sp, #24 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r6, [pc, #2428] @ 77d44 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r0, [r6, #24] │ │ │ │ str r4, [r6, #4] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r2, #0 │ │ │ │ - cmp r3, r2 │ │ │ │ str r2, [r6, #24] │ │ │ │ - beq 741a4 │ │ │ │ + cmp r3, r2 │ │ │ │ + beq 773fc │ │ │ │ ldr r3, [r3, #4] │ │ │ │ ldr r0, [r3, #976] @ 0x3d0 │ │ │ │ - bl a2bf8 │ │ │ │ - bl 21f74 │ │ │ │ + bl a81d4 │ │ │ │ + bl 21edc │ │ │ │ str r0, [r6, #24] │ │ │ │ - ldr r6, [pc, #2372] @ 74af0 │ │ │ │ + ldr r6, [pc, #2372] @ 77d48 │ │ │ │ mov r0, #21 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r4, [r6, #28] │ │ │ │ sub r3, r4, #13 │ │ │ │ bic r3, r3, #4 │ │ │ │ cmp r4, #2 │ │ │ │ cmpne r3, #0 │ │ │ │ movne r4, #1 │ │ │ │ moveq r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 607a8 │ │ │ │ + bl 62f4c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #20 │ │ │ │ - bl 607a8 │ │ │ │ + bl 62f4c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #23 │ │ │ │ - bl 607a8 │ │ │ │ + bl 62f4c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #22 │ │ │ │ - bl 607a8 │ │ │ │ + bl 62f4c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #25 │ │ │ │ - bl 607a8 │ │ │ │ + bl 62f4c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #24 │ │ │ │ - bl 607a8 │ │ │ │ + bl 62f4c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #26 │ │ │ │ - bl 607a8 │ │ │ │ + bl 62f4c │ │ │ │ ldr r3, [r6] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 74280 │ │ │ │ - ldr r3, [pc, #2240] @ 74af4 │ │ │ │ + beq 774d8 │ │ │ │ + ldr r3, [pc, #2240] @ 77d4c │ │ │ │ ldr r2, [r2] │ │ │ │ ldr r6, [r5, r3] │ │ │ │ ldr r7, [r2, #4] │ │ │ │ ldr r4, [r6] │ │ │ │ cmp r4, #0 │ │ │ │ - beq 74280 │ │ │ │ + beq 774d8 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ - bl 60184 │ │ │ │ + bl 62890 │ │ │ │ subs r1, r0, #0 │ │ │ │ - bne 74274 │ │ │ │ + bne 774cc │ │ │ │ ldr r3, [r4, #12] │ │ │ │ mov r0, #4 │ │ │ │ blx r3 │ │ │ │ cmp r0, #1 │ │ │ │ - beq 759a8 │ │ │ │ + beq 78c1c │ │ │ │ ldr r4, [r6, #4]! │ │ │ │ cmp r4, #0 │ │ │ │ - bne 74248 │ │ │ │ - ldr r3, [pc, #2160] @ 74af8 │ │ │ │ + bne 774a0 │ │ │ │ + ldr r3, [pc, #2160] @ 77d50 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 74130 │ │ │ │ - ldr r1, [pc, #2144] @ 74afc │ │ │ │ + beq 77378 │ │ │ │ + ldr r1, [pc, #2144] @ 77d54 │ │ │ │ ldr r0, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 60184 │ │ │ │ + bl 62890 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 74130 │ │ │ │ - ldr r3, [pc, #2124] @ 74b00 │ │ │ │ + bne 77378 │ │ │ │ + ldr r3, [pc, #2124] @ 77d58 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 74130 │ │ │ │ - ldr r3, [pc, #2100] @ 74b04 │ │ │ │ + beq 77378 │ │ │ │ + ldr r3, [pc, #2100] @ 77d5c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r4, [r3] │ │ │ │ cmp r4, #0 │ │ │ │ - bne 74130 │ │ │ │ - ldr r1, [pc, #2084] @ 74b08 │ │ │ │ - ldr r0, [pc, #2084] @ 74b0c │ │ │ │ - add r1, pc, r1 │ │ │ │ + bne 77378 │ │ │ │ + ldr r1, [pc, #2084] @ 77d60 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #2080] @ 77d64 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, #3 │ │ │ │ - bl 61ad8 │ │ │ │ - b 74134 │ │ │ │ - ldr r4, [pc, #2052] @ 74b10 │ │ │ │ + bl 6435c │ │ │ │ + b 7737c │ │ │ │ + ldr r4, [pc, #2052] @ 77d68 │ │ │ │ mov r6, #0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4, #1080] @ 0x438 │ │ │ │ str r6, [r4, #4] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [r4, #1084] @ 0x43c │ │ │ │ str r6, [r4, #1080] @ 0x438 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ add r3, r4, #1136 @ 0x470 │ │ │ │ - vldr s0, [r3, #4] │ │ │ │ str r6, [r4, #1084] @ 0x43c │ │ │ │ + vldr s0, [r3, #4] │ │ │ │ vcmpe.f32 s0, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - blt 74370 │ │ │ │ + blt 775cc │ │ │ │ add r4, r4, #1120 @ 0x460 │ │ │ │ - vldr s14, [r4, #12] │ │ │ │ - vldr s15, [r4, #24] │ │ │ │ add r4, r4, #12 │ │ │ │ + vldr s14, [r4] │ │ │ │ + vldr s15, [r4, #12] │ │ │ │ vcmp.f32 s14, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq 759d0 │ │ │ │ - ldr r3, [pc, #1968] @ 74b14 │ │ │ │ - ldr r2, [pc, #1968] @ 74b18 │ │ │ │ + beq 78c44 │ │ │ │ + ldr r3, [pc, #1968] @ 77d6c │ │ │ │ + mov r2, #0 │ │ │ │ + movt r2, #49024 @ 0xbf80 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1136 @ 0x470 │ │ │ │ str r2, [r3, #4] │ │ │ │ mov r1, #1 │ │ │ │ mov r0, #35 @ 0x23 │ │ │ │ - bl 607a8 │ │ │ │ + bl 62f4c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, #37 @ 0x25 │ │ │ │ - bl 607a8 │ │ │ │ + bl 62f4c │ │ │ │ vmov.f32 s0, #112 @ 0x3f800000 1.0 │ │ │ │ movw r0, #1014 @ 0x3f6 │ │ │ │ - bl 7b684 │ │ │ │ - ldr r3, [pc, #1920] @ 74b1c │ │ │ │ + bl 7ed4c │ │ │ │ + ldr r3, [pc, #1912] @ 77d70 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #1116] @ 0x45c │ │ │ │ cmp r2, #0 │ │ │ │ - bne 75180 │ │ │ │ - ldr r4, [pc, #1904] @ 74b20 │ │ │ │ + bne 783e0 │ │ │ │ + ldr r4, [pc, #1896] @ 77d74 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, #1148] @ 0x47c │ │ │ │ cmp r3, #2 │ │ │ │ - beq 74130 │ │ │ │ - ldr r3, [pc, #2352] @ 74cf4 │ │ │ │ + beq 77378 │ │ │ │ + ldr r3, [pc, #2348] @ 77f4c │ │ │ │ + mov r1, #0 │ │ │ │ ldr r2, [r4, #28] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - mov r1, #0 │ │ │ │ bics r6, r2, #2 │ │ │ │ str r1, [r3] │ │ │ │ - beq 75a08 │ │ │ │ + beq 78c7c │ │ │ │ ldr r3, [r4, #1116] @ 0x45c │ │ │ │ cmp r3, #0 │ │ │ │ - beq 7443c │ │ │ │ + beq 77698 │ │ │ │ cmp r2, #1 │ │ │ │ ldr r3, [r4, #1096] @ 0x448 │ │ │ │ - beq 75b88 │ │ │ │ + beq 78e00 │ │ │ │ cmp r2, #12 │ │ │ │ - bne 75b78 │ │ │ │ + bne 78df0 │ │ │ │ ldr r4, [r4, #1108] @ 0x454 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, r3 │ │ │ │ - beq 7443c │ │ │ │ + beq 77698 │ │ │ │ mov r0, #1 │ │ │ │ - bl 7b2cc │ │ │ │ - ldr r3, [pc, #1804] @ 74b24 │ │ │ │ + bl 7e90c │ │ │ │ + ldr r3, [pc, #1796] @ 77d78 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #28] │ │ │ │ str r4, [r3, #1096] @ 0x448 │ │ │ │ cmp r2, #3 │ │ │ │ - bne 7443c │ │ │ │ - ldr r3, [pc, #1784] @ 74b28 │ │ │ │ + bne 77698 │ │ │ │ + ldr r3, [pc, #1776] @ 77d7c │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #1104] @ 0x450 │ │ │ │ str r2, [r3, #1112] @ 0x458 │ │ │ │ - ldr r6, [pc, #1768] @ 74b2c │ │ │ │ - ldr r2, [pc, #1768] @ 74b30 │ │ │ │ - add r6, pc, r6 │ │ │ │ - add r3, r6, #1120 @ 0x460 │ │ │ │ + ldr r6, [pc, #1760] @ 77d80 │ │ │ │ + mov r2, #0 │ │ │ │ mov r1, #0 │ │ │ │ - mov r0, #0 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r1, [r6, #1124] @ 0x464 │ │ │ │ - ldr r2, [r5, r2] │ │ │ │ - ldr r3, [pc, #1648] @ 74ad8 │ │ │ │ - ldr r7, [r2] │ │ │ │ - cmp r7, r1 │ │ │ │ - beq 75a64 │ │ │ │ + ldr r3, [pc, #1752] @ 77d84 │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r2, [r6, #1124] @ 0x464 │ │ │ │ + add r2, r6, #1120 @ 0x460 │ │ │ │ + str r1, [r2, #8] │ │ │ │ + ldr r3, [r5, r3] │ │ │ │ + ldr r7, [r3] │ │ │ │ + ldr r3, [pc, #1640] @ 77d30 │ │ │ │ + cmp r7, #0 │ │ │ │ + beq 78cd8 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [r6, #8] │ │ │ │ ldr r4, [r5, r3] │ │ │ │ ldr r3, [r4, #696] @ 0x2b8 │ │ │ │ - cmp r3, r1 │ │ │ │ - beq 75a9c │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 78d10 │ │ │ │ ldr r3, [r4, #728] @ 0x2d8 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 75ab0 │ │ │ │ - ldr r3, [pc, #1600] @ 74adc │ │ │ │ + beq 78d24 │ │ │ │ + ldr r3, [pc, #1596] @ 77d34 │ │ │ │ ldr r2, [r4, #696] @ 0x2b8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 744b8 │ │ │ │ - mov r0, #29 │ │ │ │ + beq 77714 │ │ │ │ vmov.f32 s0, #240 @ 0xbf800000 -1.0 │ │ │ │ - bl 7b684 │ │ │ │ + mov r0, #29 │ │ │ │ + bl 7ed4c │ │ │ │ mov r1, #0 │ │ │ │ add r4, r4, #656 @ 0x290 │ │ │ │ mov r0, #9 │ │ │ │ - bl 74014 │ │ │ │ + bl 77250 │ │ │ │ mov r0, r4 │ │ │ │ - bl 82758 │ │ │ │ + bl 86428 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 83374 │ │ │ │ - bl 81dac │ │ │ │ - b 74130 │ │ │ │ + bl 870cc │ │ │ │ + bl 8597c │ │ │ │ + b 77378 │ │ │ │ vmov.f32 s0, #112 @ 0x3f800000 1.0 │ │ │ │ movw r0, #1014 @ 0x3f6 │ │ │ │ - bl 7b684 │ │ │ │ - ldr r3, [pc, #1504] @ 74ad8 │ │ │ │ + bl 7ed4c │ │ │ │ + ldr r3, [pc, #1500] @ 77d30 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r5, r3] │ │ │ │ add r0, r0, #656 @ 0x290 │ │ │ │ - bl 83374 │ │ │ │ + bl 870cc │ │ │ │ movw r0, #20000 @ 0x4e20 │ │ │ │ - bl 159f6c │ │ │ │ - bl 81dac │ │ │ │ - ldr r3, [pc, #1564] @ 74b34 │ │ │ │ + bl 167bec │ │ │ │ + bl 8597c │ │ │ │ + ldr r3, [pc, #1556] @ 77d88 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #1148] @ 0x47c │ │ │ │ cmp r3, #2 │ │ │ │ - beq 752d8 │ │ │ │ - ldr r4, [pc, #1548] @ 74b38 │ │ │ │ + beq 78538 │ │ │ │ + ldr r4, [pc, #1540] @ 77d8c │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4, #1072] @ 0x430 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 74d50 │ │ │ │ + beq 77fa4 │ │ │ │ mov r1, #46 @ 0x2e │ │ │ │ - bl 2252c │ │ │ │ - ldr r1, [pc, #1524] @ 74b3c │ │ │ │ + bl 22488 │ │ │ │ + ldr r1, [pc, #1516] @ 77d90 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 60184 │ │ │ │ + bl 62890 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r3, #12 │ │ │ │ streq r3, [r4, #28] │ │ │ │ - bne 74d50 │ │ │ │ - ldr r7, [pc, #1500] @ 74b40 │ │ │ │ - ldr r1, [pc, #1500] @ 74b44 │ │ │ │ + bne 77fa4 │ │ │ │ + ldr r7, [pc, #1492] @ 77d94 │ │ │ │ + mov r2, #6 │ │ │ │ + ldr r1, [pc, #1488] @ 77d98 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r4, [r7, #1072] @ 0x430 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - mov r2, #6 │ │ │ │ - bl 249b0 │ │ │ │ + bl 248dc │ │ │ │ cmp r0, #0 │ │ │ │ addeq r4, r4, #6 │ │ │ │ - beq 75acc │ │ │ │ + beq 78d40 │ │ │ │ mov r0, r4 │ │ │ │ - bl 80480 │ │ │ │ + bl 83fa8 │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 75ac0 │ │ │ │ + beq 78d34 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #7 │ │ │ │ - bl 5f55c │ │ │ │ + bl 61b8c │ │ │ │ ldr r1, [r6] │ │ │ │ - cmp r1, #0 │ │ │ │ mov r7, r0 │ │ │ │ - beq 745dc │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 77838 │ │ │ │ ldr r3, [r6, #4]! │ │ │ │ mov r0, #4 │ │ │ │ cmp r3, #0 │ │ │ │ ldrne r3, [r3, #12] │ │ │ │ mvneq r3, #-2147483648 @ 0x80000000 │ │ │ │ str r3, [r1, #16] │ │ │ │ - bl 5f55c │ │ │ │ + bl 61b8c │ │ │ │ ldr r1, [r6] │ │ │ │ cmp r1, #0 │ │ │ │ - bne 745b4 │ │ │ │ + bne 77810 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, #6 │ │ │ │ - bl 5f55c │ │ │ │ + bl 61b8c │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #12 │ │ │ │ - bl 5f55c │ │ │ │ - ldr r3, [pc, #1356] @ 74b48 │ │ │ │ + bl 61b8c │ │ │ │ + ldr r3, [pc, #1348] @ 77d9c │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #28] │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #7 │ │ │ │ - bl 5f55c │ │ │ │ - bl 7b468 │ │ │ │ - ldr r4, [pc, #1328] @ 74b4c │ │ │ │ - ldr r3, [pc, #1240] @ 74af8 │ │ │ │ + bl 61b8c │ │ │ │ + bl 7eaf0 │ │ │ │ + ldr r4, [pc, #1320] @ 77da0 │ │ │ │ mov r2, #0 │ │ │ │ + ldr r3, [pc, #1232] @ 77d50 │ │ │ │ add r4, pc, r4 │ │ │ │ str r2, [r4, #8] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 74680 │ │ │ │ - ldr r1, [pc, #1296] @ 74b50 │ │ │ │ + beq 778dc │ │ │ │ + ldr r1, [pc, #1288] @ 77da4 │ │ │ │ ldr r0, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 60184 │ │ │ │ + bl 62890 │ │ │ │ subs r1, r0, #0 │ │ │ │ - bne 74680 │ │ │ │ + bne 778dc │ │ │ │ ldr r3, [r4, #28] │ │ │ │ bic r3, r3, #2 │ │ │ │ cmp r3, #1 │ │ │ │ - beq 74680 │ │ │ │ - ldr r3, [pc, #1180] @ 74b04 │ │ │ │ + beq 778dc │ │ │ │ + ldr r3, [pc, #1176] @ 77d5c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 74680 │ │ │ │ - ldr r0, [pc, #1240] @ 74b54 │ │ │ │ + beq 778dc │ │ │ │ + ldr r0, [pc, #1232] @ 77da8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 734f8 │ │ │ │ - ldr r3, [pc, #1232] @ 74b58 │ │ │ │ + bl 76670 │ │ │ │ + ldr r3, [pc, #1224] @ 77dac │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 753ec │ │ │ │ - ldr r3, [pc, #1216] @ 74b5c │ │ │ │ - ldr r2, [pc, #1216] @ 74b60 │ │ │ │ + bne 7864c │ │ │ │ + ldr r3, [pc, #1208] @ 77db0 │ │ │ │ + ldr r2, [pc, #1208] @ 77db4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, #9 │ │ │ │ - bhi 74db4 │ │ │ │ + bhi 78008 │ │ │ │ add r3, r3, r3 │ │ │ │ ldrh r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop {0} │ │ │ │ mov r0, r4 │ │ │ │ - bl 8178c │ │ │ │ - b 74130 │ │ │ │ - vldr s0, [pc, #992] @ 74ab8 │ │ │ │ + bl 85338 │ │ │ │ + b 77378 │ │ │ │ + vldr s0, [pc, #988] @ 77d10 │ │ │ │ movw r0, #1014 @ 0x3f6 │ │ │ │ - bl 7b684 │ │ │ │ - ldr r3, [pc, #1152] @ 74b64 │ │ │ │ + bl 7ed4c │ │ │ │ + ldr r3, [pc, #1144] @ 77db8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #1116] @ 0x45c │ │ │ │ cmp r2, #0 │ │ │ │ - beq 746fc │ │ │ │ + beq 77958 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 74700 │ │ │ │ - bl 81dac │ │ │ │ - bl 833dc │ │ │ │ - bl 61a38 │ │ │ │ - ldr r0, [pc, #1112] @ 74b68 │ │ │ │ + bne 7795c │ │ │ │ + bl 8597c │ │ │ │ + bl 87158 │ │ │ │ + bl 64294 │ │ │ │ + ldr r0, [pc, #1104] @ 77dbc │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #1152 @ 0x480 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 7c3c8 │ │ │ │ + bl 7fae0 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 74130 │ │ │ │ - bl 7c4a4 │ │ │ │ - b 74130 │ │ │ │ - ldr r2, [pc, #1080] @ 74b6c │ │ │ │ + bne 77378 │ │ │ │ + bl 7fbd0 │ │ │ │ + b 77378 │ │ │ │ + ldr r2, [pc, #1072] @ 77dc0 │ │ │ │ mov r3, r4 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #7 │ │ │ │ mov r0, #2 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ cmp r4, #21 │ │ │ │ - bgt 75990 │ │ │ │ + bgt 78c04 │ │ │ │ cmn r4, #5 │ │ │ │ - blt 74130 │ │ │ │ - ldr r3, [pc, #1044] @ 74b70 │ │ │ │ + blt 77378 │ │ │ │ + ldr r3, [pc, #1036] @ 77dc4 │ │ │ │ add r4, r4, #5 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r4, #26 │ │ │ │ - bhi 74130 │ │ │ │ + bhi 77378 │ │ │ │ add r4, r4, r4 │ │ │ │ ldrsh r4, [r3, r4] │ │ │ │ add pc, pc, r4, lsl #2 │ │ │ │ nop {0} │ │ │ │ - ldr r2, [pc, #1012] @ 74b74 │ │ │ │ + ldr r2, [pc, #1004] @ 77dc8 │ │ │ │ mov r3, r4 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #7 │ │ │ │ mov r0, #2 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r0, r4 │ │ │ │ - bl 6052c │ │ │ │ + bl 62c78 │ │ │ │ cmp r0, #42 @ 0x2a │ │ │ │ mov r4, r0 │ │ │ │ - beq 747b0 │ │ │ │ - bl 605a0 │ │ │ │ + beq 77a0c │ │ │ │ + bl 62d10 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 74130 │ │ │ │ - vldr s0, [pc, #768] @ 74ab8 │ │ │ │ + beq 77378 │ │ │ │ + vldr s0, [pc, #764] @ 77d10 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b684 │ │ │ │ - b 74130 │ │ │ │ + bl 7ed4c │ │ │ │ + b 77378 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 75250 │ │ │ │ + beq 784b0 │ │ │ │ + ldr r2, [r4, #76] @ 0x4c │ │ │ │ ldr r3, [r4, #144] @ 0x90 │ │ │ │ - ldr r6, [pc, #932] @ 74b78 │ │ │ │ - ldr r2, [r3] │ │ │ │ - ldr r1, [pc, #928] @ 74b7c │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r3, [r4, #76] @ 0x4c │ │ │ │ - ldr r0, [r2, #4] │ │ │ │ + ldr r4, [pc, #920] @ 77dcc │ │ │ │ + ldr r1, [pc, #920] @ 77dd0 │ │ │ │ + ldr r3, [r3] │ │ │ │ + add r4, pc, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - str r3, [r6, #32] │ │ │ │ - bl 60184 │ │ │ │ - ldr r2, [r6, #4] │ │ │ │ - cmp r2, #0 │ │ │ │ - streq r2, [r6, #8] │ │ │ │ - streq r2, [r6, #12] │ │ │ │ - streq r2, [r6, #16] │ │ │ │ + ldr r0, [r3, #4] │ │ │ │ + str r2, [r4, #32] │ │ │ │ + bl 62890 │ │ │ │ + ldr r2, [r4, #4] │ │ │ │ clz r3, r0 │ │ │ │ - cmp r0, #0 │ │ │ │ - lsr r3, r3, #5 │ │ │ │ mov r1, r0 │ │ │ │ - str r3, [r6, #36] @ 0x24 │ │ │ │ - bne 759b8 │ │ │ │ + lsr r3, r3, #5 │ │ │ │ + str r3, [r4, #36] @ 0x24 │ │ │ │ + cmp r2, #0 │ │ │ │ + streq r2, [r4, #8] │ │ │ │ + streq r2, [r4, #12] │ │ │ │ + streq r2, [r4, #16] │ │ │ │ + cmp r0, #0 │ │ │ │ + bne 78c2c │ │ │ │ mov r0, #35 @ 0x23 │ │ │ │ - bl 607a8 │ │ │ │ - ldr r3, [pc, #852] @ 74b80 │ │ │ │ + bl 62f4c │ │ │ │ + ldr r3, [pc, #844] @ 77dd4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r2, #1 │ │ │ │ - ble 74844 │ │ │ │ + ble 77aa0 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 74850 │ │ │ │ + beq 77aac │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #37 @ 0x25 │ │ │ │ - bl 607a8 │ │ │ │ - ldr r4, [pc, #812] @ 74b84 │ │ │ │ + bl 62f4c │ │ │ │ + ldr r4, [pc, #804] @ 77dd8 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 75950 │ │ │ │ - ldr r3, [pc, #796] @ 74b88 │ │ │ │ + bne 78bc4 │ │ │ │ + ldr r3, [pc, #788] @ 77ddc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 7589c │ │ │ │ - ldr r2, [pc, #780] @ 74b8c │ │ │ │ + bne 78b08 │ │ │ │ + ldr r2, [pc, #772] @ 77de0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r2, #1136 @ 0x470 │ │ │ │ vldr s15, [r3, #4] │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bge 75848 │ │ │ │ + bge 78ab4 │ │ │ │ add r2, r2, #1168 @ 0x490 │ │ │ │ vldr s15, [r2] │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi 75848 │ │ │ │ - ldr r3, [pc, #804] @ 74bd4 │ │ │ │ + bmi 78ab4 │ │ │ │ + ldr r3, [pc, #796] @ 77e28 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 74914 │ │ │ │ - ldr r3, [pc, #716] @ 74b90 │ │ │ │ - vldr s16, [pc, #496] @ 74ab8 │ │ │ │ - ldr r9, [r5, r3] │ │ │ │ + beq 77b70 │ │ │ │ + ldr r3, [pc, #708] @ 77de4 │ │ │ │ mov r7, #0 │ │ │ │ add r8, sp, #32 │ │ │ │ + vldr s16, [pc, #484] @ 77d10 │ │ │ │ + ldr r9, [r5, r3] │ │ │ │ mov r6, r9 │ │ │ │ mov r4, #0 │ │ │ │ ldr r3, [r6], #4 │ │ │ │ - str r4, [sp, #40] @ 0x28 │ │ │ │ vmov.f32 s0, s16 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, #5 │ │ │ │ + str r3, [sp, #32] │ │ │ │ + str r4, [sp, #40] @ 0x28 │ │ │ │ add r4, r4, #1 │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - bl 73a94 │ │ │ │ + bl 76c74 │ │ │ │ cmp r4, #10 │ │ │ │ - bne 748d8 │ │ │ │ + bne 77b34 │ │ │ │ add r7, r7, #1 │ │ │ │ - cmp r7, #6 │ │ │ │ add r9, r9, #40 @ 0x28 │ │ │ │ - bne 748d0 │ │ │ │ - ldr r3, [pc, #632] @ 74b94 │ │ │ │ + cmp r7, #6 │ │ │ │ + bne 77b2c │ │ │ │ + ldr r3, [pc, #624] @ 77de8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #1156] @ 0x484 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 75940 │ │ │ │ - ldr r3, [pc, #616] @ 74b98 │ │ │ │ + bne 78bb4 │ │ │ │ + ldr r3, [pc, #608] @ 77dec │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 74130 │ │ │ │ - ldr r3, [pc, #404] @ 74ad8 │ │ │ │ + bne 77378 │ │ │ │ + ldr r3, [pc, #400] @ 77d30 │ │ │ │ mov r1, #16 │ │ │ │ ldr r0, [r5, r3] │ │ │ │ add r0, r0, #656 @ 0x290 │ │ │ │ - bl 826a4 │ │ │ │ - ldr r3, [pc, #388] @ 74adc │ │ │ │ + bl 86330 │ │ │ │ + ldr r3, [pc, #384] @ 77d34 │ │ │ │ mov r0, #29 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r1, #1 │ │ │ │ movne r1, #2 │ │ │ │ - bl 607a8 │ │ │ │ - b 74130 │ │ │ │ - ldr r3, [pc, #544] @ 74b9c │ │ │ │ + bl 62f4c │ │ │ │ + b 77378 │ │ │ │ + ldr r3, [pc, #536] @ 77df0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r4, [r3] │ │ │ │ - b 74130 │ │ │ │ + b 77378 │ │ │ │ cmp r4, #2 │ │ │ │ - bls 75240 │ │ │ │ - bl 7afac │ │ │ │ - b 74130 │ │ │ │ - ldr r2, [pc, #516] @ 74ba0 │ │ │ │ - ldr r3, [pc, #516] @ 74ba4 │ │ │ │ + bls 784a0 │ │ │ │ + bl 7e5b4 │ │ │ │ + b 77378 │ │ │ │ + ldr r2, [pc, #508] @ 77df4 │ │ │ │ + ldr r3, [pc, #508] @ 77df8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r2, #28] │ │ │ │ add r3, pc, r3 │ │ │ │ - cmp r0, #6 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ - beq 75288 │ │ │ │ + cmp r0, #6 │ │ │ │ + beq 784e8 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ cmp r1, #0 │ │ │ │ str r3, [r2, #28] │ │ │ │ - bne 752a0 │ │ │ │ - ldr r2, [pc, #476] @ 74ba8 │ │ │ │ + bne 78500 │ │ │ │ + ldr r2, [pc, #468] @ 77dfc │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #17 │ │ │ │ - bhi 74130 │ │ │ │ + bhi 77378 │ │ │ │ add r3, r3, r3 │ │ │ │ ldrsh r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop {0} │ │ │ │ add r2, sp, #28 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r4 │ │ │ │ - bl 33508 │ │ │ │ + bl 33ac0 │ │ │ │ + ldr r3, [pc, #424] @ 77e00 │ │ │ │ vldr s15, [sp, #24] │ │ │ │ vldr s14, [sp, #28] │ │ │ │ - ldr r3, [pc, #424] @ 74bac │ │ │ │ - vcmpe.f32 s15, s14 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #1136 @ 0x470 │ │ │ │ - vldr s13, [r1, #4] │ │ │ │ add r2, r3, #1120 @ 0x460 │ │ │ │ + vldr s13, [r1, #4] │ │ │ │ + vcmpe.f32 s15, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vcmpe.f32 s13, #0.0 │ │ │ │ - vmovle.f32 s15, s14 │ │ │ │ + vselgt.f32 s15, s15, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vstr s15, [r2, #12] │ │ │ │ - blt 74a44 │ │ │ │ + blt 77ca0 │ │ │ │ add r3, r3, #1136 @ 0x470 │ │ │ │ - vldr s14, [r3, #8] │ │ │ │ add r3, r3, #8 │ │ │ │ + vldr s14, [r3] │ │ │ │ vcmpe.f32 s14, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vstrmi s15, [r3] │ │ │ │ mov r0, r4 │ │ │ │ add r1, sp, #32 │ │ │ │ - bl 33b2c │ │ │ │ - vmov.f64 d4, #112 @ 0x3f800000 1.0 │ │ │ │ - vldr s14, [sp, #32] │ │ │ │ - ldr r3, [pc, #336] @ 74bb0 │ │ │ │ - vldr d5, [pc, #76] @ 74ab0 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ + bl 34150 │ │ │ │ + vldr s15, [sp, #32] │ │ │ │ + vmov.f64 d18, #112 @ 0x3f800000 1.0 │ │ │ │ + vldr d17, [pc, #76] @ 77d08 │ │ │ │ + ldr r3, [pc, #324] @ 77e04 │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ add r3, pc, r3 │ │ │ │ add r4, r3, #1168 @ 0x490 │ │ │ │ - vldr s13, [r4] │ │ │ │ add r5, r3, #1136 @ 0x470 │ │ │ │ - vadd.f64 d7, d7, d4 │ │ │ │ - vmul.f64 d7, d7, d5 │ │ │ │ - vcvt.f32.f64 s14, d7 │ │ │ │ - vcmp.f32 s14, s13 │ │ │ │ - vstr s14, [r5] │ │ │ │ + vadd.f64 d16, d16, d18 │ │ │ │ + vldr s14, [r4] │ │ │ │ + vmul.f64 d16, d16, d17 │ │ │ │ + vcvt.f32.f64 s15, d16 │ │ │ │ + vcmp.f32 s15, s14 │ │ │ │ + vstr s15, [r5] │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq 74130 │ │ │ │ + beq 77378 │ │ │ │ add r3, r3, #1120 @ 0x460 │ │ │ │ - vldr s0, [r3, #12] │ │ │ │ movw r0, #1010 @ 0x3f2 │ │ │ │ - bl 7b684 │ │ │ │ + vldr s0, [r3, #12] │ │ │ │ + bl 7ed4c │ │ │ │ ldr r3, [r5] │ │ │ │ str r3, [r4] │ │ │ │ - b 74130 │ │ │ │ - nop {0} │ │ │ │ + b 77378 │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi r0, r9, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - eoreq sl, ip, ip, lsl #5 │ │ │ │ + eoreq r7, lr, ip, asr #32 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + andseq r3, pc, lr, asr pc @ │ │ │ │ + eoreq r7, lr, ip, lsr r0 │ │ │ │ + strdeq r1, [r0], -r0 │ │ │ │ + eoreq r0, pc, r8, lsr sl @ │ │ │ │ + ldrdeq r1, [r0], -r0 │ │ │ │ + andeq r1, r0, r0, lsl #12 │ │ │ │ + andeq r1, r0, ip, asr #10 │ │ │ │ + ldrdeq r1, [r0], -r4 │ │ │ │ + eoreq r0, pc, ip, lsr #19 │ │ │ │ + eoreq r6, lr, ip, asr #30 │ │ │ │ + eoreq r0, pc, r0, asr #18 │ │ │ │ + eoreq r0, pc, r0, lsl #18 │ │ │ │ + andeq r1, r0, r0, lsl fp │ │ │ │ + andeq r1, r0, r0, ror #21 │ │ │ │ + andseq r5, r7, r4, asr lr │ │ │ │ + strdeq r0, [pc], -ip @ │ │ │ │ + andeq r1, r0, r0, lsl r9 │ │ │ │ + andseq r5, r7, r0, lsl #29 │ │ │ │ + andseq lr, r6, r4, ror #24 │ │ │ │ + eoreq r0, pc, r0, lsr #15 │ │ │ │ + eoreq r0, pc, r4, asr #14 │ │ │ │ + eoreq r0, pc, r0, lsl r7 @ │ │ │ │ + strdeq r0, [pc], -ip @ │ │ │ │ + mlaeq pc, r4, r6, r0 @ │ │ │ │ + eoreq r0, pc, r8, ror r6 @ │ │ │ │ + eoreq r0, pc, ip, asr r6 @ │ │ │ │ + andeq r1, r0, r8, lsl #19 │ │ │ │ + mlaeq pc, r4, r5, r0 @ │ │ │ │ + eoreq r0, pc, r0, lsl #11 │ │ │ │ + andseq r5, r7, r4, asr fp │ │ │ │ + eoreq r0, pc, r0, asr #10 │ │ │ │ + andseq r5, r7, r8, ror #22 │ │ │ │ + eoreq r0, pc, ip, lsr #9 │ │ │ │ + eoreq r0, pc, r8, lsl #9 │ │ │ │ + andseq r5, r7, ip, lsr #21 │ │ │ │ + andseq r5, r7, ip, ror sl │ │ │ │ + andeq r1, r0, r8, ror #21 │ │ │ │ + eoreq r0, pc, ip, lsl #8 │ │ │ │ + andseq r3, pc, r8, lsl #18 │ │ │ │ + eoreq r0, pc, r8, asr #7 │ │ │ │ + mlaeq pc, ip, r3, r0 @ │ │ │ │ + andseq r5, r7, r4, lsl r9 │ │ │ │ + andseq r3, pc, r4, ror #16 │ │ │ │ + andseq r5, r7, ip, ror #17 │ │ │ │ + eoreq r0, pc, ip, asr #5 │ │ │ │ + andseq r5, r7, r8, lsl #20 │ │ │ │ + eoreq r0, pc, r0, lsl #5 │ │ │ │ + eoreq r5, pc, ip, asr #1 │ │ │ │ + andeq r1, r0, r8, lsr #14 │ │ │ │ + eoreq r0, pc, ip, lsr #4 │ │ │ │ + andeq r1, r0, ip, lsl r8 │ │ │ │ + mlaeq pc, r0, r1, r0 @ │ │ │ │ + eoreq r0, pc, ip, ror r1 @ │ │ │ │ + eoreq r0, pc, r0, lsr r1 @ │ │ │ │ + eoreq r0, pc, ip, lsl #2 │ │ │ │ + eoreq r4, pc, ip, ror pc @ │ │ │ │ + andseq r3, pc, lr, lsr #12 │ │ │ │ + eoreq r0, pc, r8, lsr #1 │ │ │ │ + eoreq r0, pc, r4, asr #32 │ │ │ │ + eoreq pc, lr, r8, asr sp @ │ │ │ │ + andseq r3, pc, r2, asr #5 │ │ │ │ + strhteq r0, [pc], -ip │ │ │ │ + andseq r0, r7, r4, lsr r0 │ │ │ │ + andseq r5, r7, r4, ror r3 │ │ │ │ + andseq r5, r6, ip, lsr #6 │ │ │ │ + andseq r5, r7, r0, ror #6 │ │ │ │ + muleq r0, r8, fp │ │ │ │ + andeq r1, r0, ip, ror #24 │ │ │ │ + andeq r1, r0, ip, lsr #23 │ │ │ │ + muleq r0, r8, r5 │ │ │ │ + andseq r4, r7, ip, asr fp │ │ │ │ + andeq r1, r0, r4, asr #16 │ │ │ │ + andeq r1, r0, r0, lsl r7 │ │ │ │ + andeq r1, r0, ip, asr #23 │ │ │ │ + @ instruction: 0x001752b4 │ │ │ │ + ldrheq r4, [r6], -r4 @ │ │ │ │ @ instruction: 0x00001cb0 │ │ │ │ - andseq r4, lr, r6, asr pc │ │ │ │ - eoreq sl, ip, r4, ror r2 │ │ │ │ - andeq r1, r0, r4, lsl #22 │ │ │ │ - eoreq r3, sp, r0, lsl #25 │ │ │ │ - andeq r1, r0, r4, ror #19 │ │ │ │ - andeq r1, r0, r4, lsl r6 │ │ │ │ - andeq r1, r0, r0, ror #10 │ │ │ │ - andeq r1, r0, r8, ror #13 │ │ │ │ - strdeq r3, [sp], -ip @ │ │ │ │ - eoreq sl, ip, r4, lsl #3 │ │ │ │ - mlaeq sp, r8, fp, r3 │ │ │ │ - eoreq r3, sp, r8, asr fp │ │ │ │ - andeq r1, r0, r4, lsr #22 │ │ │ │ - strdeq r1, [r0], -r4 │ │ │ │ - andseq r6, r6, ip, asr lr │ │ │ │ - eoreq r3, sp, r4, asr sl │ │ │ │ - andeq r1, r0, r4, lsr #18 │ │ │ │ - andseq r6, r6, ip, lsl #29 │ │ │ │ - andseq pc, r5, ip, ror #24 │ │ │ │ - strdeq r3, [sp], -r8 @ │ │ │ │ - eoreq r3, sp, r0, lsr #19 │ │ │ │ - svclt 0x00800000 │ │ │ │ - eoreq r3, sp, ip, ror #18 │ │ │ │ - eoreq r3, sp, r8, asr r9 │ │ │ │ - strdeq r3, [sp], -r0 @ │ │ │ │ - ldrdeq r3, [sp], -r4 @ │ │ │ │ - eoreq r3, sp, r0, asr #17 │ │ │ │ - muleq r0, ip, r9 │ │ │ │ - strdeq r3, [sp], -r0 @ │ │ │ │ - ldrdeq r3, [sp], -ip @ │ │ │ │ - andseq r6, r6, r0, ror #22 │ │ │ │ - eoreq r3, sp, r0, lsr #15 │ │ │ │ - andseq r6, r6, r8, ror fp │ │ │ │ - eoreq r3, sp, r8, lsl #14 │ │ │ │ - eoreq r3, sp, r4, ror #13 │ │ │ │ - @ instruction: 0x00166ab8 │ │ │ │ - andseq r6, r6, r8, lsl #21 │ │ │ │ - strdeq r1, [r0], -ip │ │ │ │ - eoreq r3, sp, r8, ror #12 │ │ │ │ - andseq r4, lr, r4, lsl r9 │ │ │ │ - eoreq r3, sp, r4, lsr #12 │ │ │ │ - strdeq r3, [sp], -r8 @ │ │ │ │ - andseq r6, r6, r8, lsr #18 │ │ │ │ - andseq r4, lr, r0, ror r8 │ │ │ │ - andseq r6, r6, r0, lsl #18 │ │ │ │ - eoreq r3, sp, ip, lsr #10 │ │ │ │ - andseq r6, r6, r0, lsl sl │ │ │ │ - ldrdeq r3, [sp], -ip @ │ │ │ │ - eoreq r8, sp, r8, lsr #6 │ │ │ │ + andeq r1, r0, r4, ror #20 │ │ │ │ + andeq r1, r0, r4, lsl #21 │ │ │ │ + andeq r1, r0, ip, asr #22 │ │ │ │ + andeq r1, r0, r0, asr #12 │ │ │ │ + andseq r5, r7, r8, lsl #4 │ │ │ │ + andseq r4, r6, r4, asr #2 │ │ │ │ andeq r1, r0, ip, lsr r7 │ │ │ │ - eoreq r3, sp, r8, lsl #9 │ │ │ │ - andeq r1, r0, r0, lsr r8 │ │ │ │ - eoreq r3, sp, ip, ror #7 │ │ │ │ - ldrdeq r3, [sp], -r8 @ │ │ │ │ - eoreq r3, sp, ip, lsl #7 │ │ │ │ - eoreq r3, sp, r8, ror #6 │ │ │ │ - ldrdeq r8, [sp], -r8 @ │ │ │ │ - andseq r4, lr, sl, lsr r6 │ │ │ │ - eoreq r3, sp, r0, lsl #6 │ │ │ │ - eoreq r3, sp, r0, lsr #5 │ │ │ │ - eoreq r2, sp, ip, lsr #31 │ │ │ │ - andseq r4, lr, r6, asr #5 │ │ │ │ - eoreq r3, sp, r0, lsl r4 │ │ │ │ - andseq r1, r6, r8, lsr r0 │ │ │ │ - andseq r6, r6, r8, ror r3 │ │ │ │ - andseq r6, r5, r0, lsr r3 │ │ │ │ - andseq r6, r6, r4, ror #6 │ │ │ │ - andeq r1, r0, ip, lsr #23 │ │ │ │ - andeq r1, r0, r0, lsl #25 │ │ │ │ - andeq r1, r0, r0, asr #23 │ │ │ │ - andeq r1, r0, ip, lsr #11 │ │ │ │ - andseq r5, r6, r4, ror #22 │ │ │ │ + mulseq r7, r4, r1 │ │ │ │ + andseq r4, r7, r4, ror #18 │ │ │ │ + @ instruction: 0x00001ab8 │ │ │ │ + andseq r5, r7, r8, lsl r1 │ │ │ │ + andeq r1, r0, r0, ror #24 │ │ │ │ + andeq r1, r0, r0, ror ip │ │ │ │ + andeq r1, r0, r8, ror r5 │ │ │ │ + andeq r1, r0, r4, ror #14 │ │ │ │ + andeq r1, r0, r0, lsr #13 │ │ │ │ + andeq r1, r0, r8, ror #22 │ │ │ │ + ldrdeq r1, [r0], -ip │ │ │ │ + eoreq pc, lr, r0, lsr #19 │ │ │ │ + eoreq pc, lr, ip, ror #18 │ │ │ │ + andeq r1, r0, r0, asr r8 │ │ │ │ andeq r1, r0, r8, asr r8 │ │ │ │ - andeq r1, r0, r4, lsr #14 │ │ │ │ + andeq r1, r0, r8, lsl #22 │ │ │ │ + andeq r1, r0, r0, lsl #21 │ │ │ │ + andeq r1, r0, r0, asr #15 │ │ │ │ + ldrdeq pc, [lr], -ip @ │ │ │ │ + eoreq pc, lr, r8, lsl #17 │ │ │ │ + eoreq pc, lr, r0, ror #16 │ │ │ │ + eoreq pc, lr, r0, asr r8 @ │ │ │ │ + andeq r1, r0, r4, lsl #15 │ │ │ │ + eoreq r4, pc, r4, ror #12 │ │ │ │ + ldrdeq pc, [lr], -r8 @ │ │ │ │ + andeq r1, r0, r0, lsr #26 │ │ │ │ + andeq r1, r0, r0, asr #22 │ │ │ │ + andeq r1, r0, r8, lsl #20 │ │ │ │ + andeq r1, r0, ip, lsr #20 │ │ │ │ + andeq r1, r0, r0, asr #25 │ │ │ │ andeq r1, r0, r0, ror #23 │ │ │ │ - andseq r6, r6, r8, asr #5 │ │ │ │ - andseq r5, r5, r0, asr #1 │ │ │ │ - andeq r1, r0, r4, asr #25 │ │ │ │ + andeq r1, r0, r4, asr r8 │ │ │ │ + andeq r1, r0, r8, ror ip │ │ │ │ + andseq r4, r7, r0, asr #27 │ │ │ │ + mulseq r7, r8, sp │ │ │ │ + andseq r4, r7, r8, asr sp │ │ │ │ + muleq r0, r8, ip │ │ │ │ + andseq r4, r7, r0, lsr sp │ │ │ │ + andseq r4, r6, ip, asr #29 │ │ │ │ + @ instruction: 0x00174cf4 │ │ │ │ + andseq r4, r6, ip, lsr #25 │ │ │ │ + @ instruction: 0x00174cdc │ │ │ │ + andseq r4, r7, r4, asr #25 │ │ │ │ + andseq r4, r6, r0, lsl #25 │ │ │ │ + @ instruction: 0x00174cb4 │ │ │ │ + ldrdeq pc, [lr], -r4 @ │ │ │ │ + @ instruction: 0x001658b0 │ │ │ │ + andseq r4, r7, ip, lsl #25 │ │ │ │ + andseq r4, r6, r4, asr #24 │ │ │ │ + andseq r4, r7, r8, ror ip │ │ │ │ + eoreq pc, lr, r8, lsl #12 │ │ │ │ + eoreq pc, lr, r8, ror #11 │ │ │ │ + ldrdeq r1, [r0], -r8 │ │ │ │ andeq r1, r0, r8, ror sl │ │ │ │ - muleq r0, r8, sl │ │ │ │ - andeq r1, r0, r0, ror #22 │ │ │ │ - andeq r1, r0, r4, asr r6 │ │ │ │ - andseq r6, r6, r0, lsr #4 │ │ │ │ - andseq r5, r5, r4, asr r1 │ │ │ │ - andeq r1, r0, r0, asr r7 │ │ │ │ - @ instruction: 0x001661b0 │ │ │ │ - andseq r5, r6, r8, ror r9 │ │ │ │ - andeq r1, r0, ip, asr #21 │ │ │ │ - andseq r6, r6, r8, lsr r1 │ │ │ │ - andeq r1, r0, r4, ror ip │ │ │ │ - andeq r1, r0, r4, lsl #25 │ │ │ │ - andeq r1, r0, ip, lsl #11 │ │ │ │ - andeq r1, r0, r8, ror r7 │ │ │ │ - @ instruction: 0x000016b4 │ │ │ │ - andeq r1, r0, ip, ror fp │ │ │ │ - strdeq r1, [r0], -r0 │ │ │ │ - eoreq r2, sp, r4, lsl #24 │ │ │ │ - ldrdeq r2, [sp], -r4 @ │ │ │ │ - andeq r1, r0, r4, ror #16 │ │ │ │ - andeq r1, r0, ip, ror #16 │ │ │ │ - andeq r1, r0, ip, lsl fp │ │ │ │ - muleq r0, r4, sl │ │ │ │ - ldrdeq r1, [r0], -r4 │ │ │ │ - eoreq r2, sp, ip, lsr fp │ │ │ │ - eoreq r2, sp, r8, ror #21 │ │ │ │ - eoreq r2, sp, r0, asr #21 │ │ │ │ - strhteq r2, [sp], -r0 │ │ │ │ - muleq r0, r8, r7 │ │ │ │ - eoreq r7, sp, r4, asr #17 │ │ │ │ - eoreq r2, sp, r4, asr #20 │ │ │ │ - andeq r1, r0, r4, lsr sp │ │ │ │ - andeq r1, r0, r4, asr fp │ │ │ │ - andeq r1, r0, ip, lsl sl │ │ │ │ - andeq r1, r0, r0, asr #20 │ │ │ │ - ldrdeq r1, [r0], -r4 │ │ │ │ - strdeq r1, [r0], -r4 │ │ │ │ - andeq r1, r0, r8, ror #16 │ │ │ │ - andeq r1, r0, ip, lsl #25 │ │ │ │ - @ instruction: 0x00165dd8 │ │ │ │ - andseq r5, r6, ip, lsr #27 │ │ │ │ - andseq r5, r6, r8, ror #26 │ │ │ │ - andeq r1, r0, ip, lsr #25 │ │ │ │ - andseq r5, r6, r0, asr #26 │ │ │ │ - @ instruction: 0x00155edc │ │ │ │ - andseq r5, r6, r4, lsl #26 │ │ │ │ - @ instruction: 0x00155cbc │ │ │ │ - andseq r5, r6, ip, ror #25 │ │ │ │ - @ instruction: 0x00165cd4 │ │ │ │ - mulseq r5, r0, ip │ │ │ │ - andseq r5, r6, r4, asr #25 │ │ │ │ - eoreq r2, sp, r4, lsr sp │ │ │ │ - andseq r6, r5, r0, asr #17 │ │ │ │ - mulseq r6, ip, ip │ │ │ │ - andseq r5, r5, r4, asr ip │ │ │ │ - andseq r5, r6, r8, lsl #25 │ │ │ │ - eoreq r2, sp, r8, ror #16 │ │ │ │ - eoreq r2, sp, r8, asr #16 │ │ │ │ - andeq r1, r0, ip, ror #19 │ │ │ │ - andeq r1, r0, ip, lsl #21 │ │ │ │ - andseq r5, r6, ip, ror #23 │ │ │ │ - andeq r1, r0, ip, asr fp │ │ │ │ - eoreq r2, sp, r0, ror #15 │ │ │ │ - eoreq r2, sp, ip, asr #15 │ │ │ │ - @ instruction: 0x001805dc │ │ │ │ - andseq r5, r6, r0, ror fp │ │ │ │ - eoreq r2, sp, ip, ror #14 │ │ │ │ - andeq r1, r0, r8, asr r9 │ │ │ │ - andeq r1, r0, r4, lsl sl │ │ │ │ - eoreq r2, sp, r4, asr #14 │ │ │ │ - andseq r0, r8, r4, asr r5 │ │ │ │ - @ instruction: 0x00165ad8 │ │ │ │ - eoreq r2, sp, r0, ror #13 │ │ │ │ - eoreq r2, sp, ip, ror #12 │ │ │ │ - eoreq r2, sp, r8, lsl r6 │ │ │ │ - ldrdeq r2, [sp], -r0 @ │ │ │ │ - andeq r1, r0, r0, lsl #19 │ │ │ │ - eoreq r7, sp, r8, lsl r4 │ │ │ │ - andseq r5, r5, r4, lsl #16 │ │ │ │ - eoreq r2, sp, ip, ror r5 │ │ │ │ - eoreq r2, sp, r4, lsr r5 │ │ │ │ - eoreq r2, sp, r8, lsr #10 │ │ │ │ - andseq r0, r8, r8, lsr r3 │ │ │ │ - andseq r5, r6, ip, lsr #17 │ │ │ │ - ldr r2, [pc, #-420] @ 74bb4 │ │ │ │ - ldr r3, [pc, #-420] @ 74bb8 │ │ │ │ + andseq r4, r7, r8, ror #23 │ │ │ │ + eoreq pc, lr, r4, lsl #11 │ │ │ │ + andeq r1, r0, r8, asr #22 │ │ │ │ + eoreq pc, lr, ip, ror #10 │ │ │ │ + andseq pc, r8, ip, asr #11 │ │ │ │ + andseq r4, r7, r0, asr fp │ │ │ │ + eoreq pc, lr, ip, lsl #10 │ │ │ │ + andeq r1, r0, r4, asr #18 │ │ │ │ + andeq r1, r0, r0, lsl #20 │ │ │ │ + eoreq pc, lr, r8, ror #9 │ │ │ │ + andseq pc, r8, r8, asr #10 │ │ │ │ + andseq r4, r7, ip, asr #21 │ │ │ │ + eoreq pc, lr, ip, ror r4 @ │ │ │ │ + eoreq pc, lr, ip, lsl #8 │ │ │ │ + strhteq pc, [lr], -r0 @ │ │ │ │ + eoreq pc, lr, ip, ror #6 │ │ │ │ + andeq r1, r0, ip, ror #18 │ │ │ │ + strhteq r4, [pc], -r4 │ │ │ │ + @ instruction: 0x001647f0 │ │ │ │ + eoreq pc, lr, r4, lsl r3 @ │ │ │ │ + eoreq pc, lr, r8, asr #5 │ │ │ │ + strhteq pc, [lr], -ip @ │ │ │ │ + andseq pc, r8, ip, lsl r3 @ │ │ │ │ + mulseq r7, r0, r8 │ │ │ │ + ldr r2, [pc, #-420] @ 77e08 │ │ │ │ + ldr r3, [pc, #-420] @ 77e0c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r2, [r2, #28] │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #17 │ │ │ │ - bhi 74614 │ │ │ │ + bhi 77870 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrsh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop {0} │ │ │ │ - ldr r1, [pc, #-456] @ 74bbc │ │ │ │ - ldr r3, [pc, #-456] @ 74bc0 │ │ │ │ - ldr r0, [pc, #-456] @ 74bc4 │ │ │ │ + ldr r1, [pc, #-456] @ 77e10 │ │ │ │ + ldr r3, [pc, #-456] @ 77e14 │ │ │ │ + ldr r0, [pc, #-456] @ 77e18 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r1, #4] │ │ │ │ - bl 734f8 │ │ │ │ - ldr r0, [pc, #-476] @ 74bc8 │ │ │ │ + bl 76670 │ │ │ │ + ldr r0, [pc, #-476] @ 77e1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 733f0 │ │ │ │ - ldr r0, [pc, #-484] @ 74bcc │ │ │ │ + bl 76538 │ │ │ │ + ldr r0, [pc, #-484] @ 77e20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 733f0 │ │ │ │ - ldr r3, [pc, #-492] @ 74bd0 │ │ │ │ + bl 76538 │ │ │ │ + ldr r3, [pc, #-492] @ 77e24 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 753cc │ │ │ │ - ldr r3, [pc, #-508] @ 74bd4 │ │ │ │ + bne 7862c │ │ │ │ + ldr r3, [pc, #-508] @ 77e28 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 753ac │ │ │ │ - ldr r3, [pc, #-524] @ 74bd8 │ │ │ │ + bne 7860c │ │ │ │ + ldr r3, [pc, #-524] @ 77e2c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 75340 │ │ │ │ - ldr r3, [pc, #-540] @ 74bdc │ │ │ │ + bne 785a0 │ │ │ │ + ldr r3, [pc, #-540] @ 77e30 │ │ │ │ ldr r4, [r5, r3] │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 75058 │ │ │ │ - ldr r1, [pc, #-556] @ 74be0 │ │ │ │ + beq 782bc │ │ │ │ + ldr r1, [pc, #-556] @ 77e34 │ │ │ │ + mov r2, #3 │ │ │ │ ldr r0, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ - mov r2, #3 │ │ │ │ - bl 601ac │ │ │ │ + bl 628b8 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 74ea8 │ │ │ │ - ldr r2, [pc, #-580] @ 74be4 │ │ │ │ - ldr r3, [pc, #-560] @ 74bfc │ │ │ │ - ldr r0, [r5, r2] │ │ │ │ - ldr r1, [r5, r3] │ │ │ │ - ldr r2, [pc, #-592] @ 74be8 │ │ │ │ + bne 78100 │ │ │ │ + ldr r0, [pc, #-580] @ 77e38 │ │ │ │ + ldr r1, [pc, #-560] @ 77e50 │ │ │ │ + ldr r2, [pc, #-584] @ 77e3c │ │ │ │ + ldr r0, [r5, r0] │ │ │ │ + ldr r1, [r5, r1] │ │ │ │ + ldr r3, [pc, #-568] @ 77e58 │ │ │ │ ldr r0, [r0] │ │ │ │ - ldr r3, [pc, #-572] @ 74c04 │ │ │ │ str r0, [r1] │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [r3] │ │ │ │ - ldr r3, [pc, #-620] @ 74bec │ │ │ │ + ldr r3, [pc, #-620] @ 77e40 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r6, [r3] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 74ea8 │ │ │ │ + beq 78100 │ │ │ │ mov r0, r6 │ │ │ │ - bl 240d4 │ │ │ │ - add r1, r0, #7 │ │ │ │ + bl 2400c │ │ │ │ + mov r1, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 25460 │ │ │ │ - ldr r3, [pc, #-656] @ 74bf0 │ │ │ │ + add r1, r1, #7 │ │ │ │ + bl 2538c │ │ │ │ + ldr r3, [pc, #-660] @ 77e44 │ │ │ │ mvn r2, #0 │ │ │ │ - add r3, pc, r3 │ │ │ │ mov r1, #1 │ │ │ │ str r6, [sp] │ │ │ │ - mov r7, r0 │ │ │ │ - bl 21bf0 <__sprintf_chk@plt> │ │ │ │ + mov r6, r0 │ │ │ │ + add r3, pc, r3 │ │ │ │ + bl 21b58 <__sprintf_chk@plt> │ │ │ │ mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 5fb50 │ │ │ │ - mov r0, r7 │ │ │ │ - bl 24c8c │ │ │ │ + mov r1, r6 │ │ │ │ + bl 621b4 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 24bb8 │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 75058 │ │ │ │ - ldr r1, [pc, #-712] @ 74bf4 │ │ │ │ + beq 782bc │ │ │ │ + ldr r1, [pc, #-716] @ 77e48 │ │ │ │ + mov r2, #4 │ │ │ │ ldr r0, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ - mov r2, #4 │ │ │ │ - bl 601ac │ │ │ │ + bl 628b8 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 74f58 │ │ │ │ - ldr r2, [pc, #-736] @ 74bf8 │ │ │ │ - ldr r3, [pc, #-736] @ 74bfc │ │ │ │ - ldr r0, [r5, r2] │ │ │ │ - ldr r1, [r5, r3] │ │ │ │ - ldr r2, [pc, #-744] @ 74c00 │ │ │ │ + bne 781b4 │ │ │ │ + ldr r0, [pc, #-740] @ 77e4c │ │ │ │ + ldr r1, [pc, #-740] @ 77e50 │ │ │ │ + ldr r2, [pc, #-740] @ 77e54 │ │ │ │ + ldr r0, [r5, r0] │ │ │ │ + ldr r1, [r5, r1] │ │ │ │ + ldr r3, [pc, #-748] @ 77e58 │ │ │ │ ldr r0, [r0] │ │ │ │ - ldr r3, [pc, #-748] @ 74c04 │ │ │ │ str r0, [r1] │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [r3] │ │ │ │ - ldr r3, [pc, #-768] @ 74c08 │ │ │ │ + ldr r3, [pc, #-772] @ 77e5c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r6, [r3] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 74f58 │ │ │ │ + beq 781b4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 240d4 │ │ │ │ - add r1, r0, #14 │ │ │ │ + bl 2400c │ │ │ │ + mov r1, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 25460 │ │ │ │ - ldr r3, [pc, #-804] @ 74c0c │ │ │ │ + add r1, r1, #14 │ │ │ │ + bl 2538c │ │ │ │ + ldr r3, [pc, #-812] @ 77e60 │ │ │ │ mvn r2, #0 │ │ │ │ - add r3, pc, r3 │ │ │ │ mov r1, #1 │ │ │ │ str r6, [sp] │ │ │ │ - mov r7, r0 │ │ │ │ - bl 21bf0 <__sprintf_chk@plt> │ │ │ │ + mov r6, r0 │ │ │ │ + add r3, pc, r3 │ │ │ │ + bl 21b58 <__sprintf_chk@plt> │ │ │ │ mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 5fb50 │ │ │ │ - mov r0, r7 │ │ │ │ - bl 24c8c │ │ │ │ + mov r1, r6 │ │ │ │ + bl 621b4 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 24bb8 │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 75058 │ │ │ │ - ldr r1, [pc, #-860] @ 74c10 │ │ │ │ + beq 782bc │ │ │ │ + ldr r1, [pc, #-868] @ 77e64 │ │ │ │ + mov r2, #3 │ │ │ │ ldr r0, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ - mov r2, #3 │ │ │ │ - bl 601ac │ │ │ │ + bl 628b8 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 74fd8 │ │ │ │ - ldr r3, [pc, #-884] @ 74c14 │ │ │ │ + bne 78238 │ │ │ │ + ldr r3, [pc, #-892] @ 77e68 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r6, [r3] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 74fd8 │ │ │ │ + beq 78238 │ │ │ │ mov r0, r6 │ │ │ │ - bl 240d4 │ │ │ │ - add r1, r0, #10 │ │ │ │ + bl 2400c │ │ │ │ + mov r1, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 25460 │ │ │ │ - ldr r3, [pc, #-920] @ 74c18 │ │ │ │ + add r1, r1, #10 │ │ │ │ + bl 2538c │ │ │ │ + ldr r3, [pc, #-932] @ 77e6c │ │ │ │ mvn r2, #0 │ │ │ │ - add r3, pc, r3 │ │ │ │ mov r1, #1 │ │ │ │ str r6, [sp] │ │ │ │ - mov r7, r0 │ │ │ │ - bl 21bf0 <__sprintf_chk@plt> │ │ │ │ + mov r6, r0 │ │ │ │ + add r3, pc, r3 │ │ │ │ + bl 21b58 <__sprintf_chk@plt> │ │ │ │ mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 5fb50 │ │ │ │ - mov r0, r7 │ │ │ │ - bl 24c8c │ │ │ │ + mov r1, r6 │ │ │ │ + bl 621b4 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 24bb8 │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 75058 │ │ │ │ - ldr r1, [pc, #-976] @ 74c1c │ │ │ │ + beq 782bc │ │ │ │ + ldr r1, [pc, #-988] @ 77e70 │ │ │ │ + mov r2, #3 │ │ │ │ ldr r0, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ - mov r2, #3 │ │ │ │ - bl 601ac │ │ │ │ + bl 628b8 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 75058 │ │ │ │ - ldr r3, [pc, #-1000] @ 74c20 │ │ │ │ + bne 782bc │ │ │ │ + ldr r3, [pc, #-1012] @ 77e74 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r6, [r3] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 75058 │ │ │ │ + beq 782bc │ │ │ │ mov r0, r6 │ │ │ │ - bl 240d4 │ │ │ │ - add r1, r0, #10 │ │ │ │ + bl 2400c │ │ │ │ + mov r1, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 25460 │ │ │ │ - ldr r3, [pc, #-1036] @ 74c24 │ │ │ │ + add r1, r1, #10 │ │ │ │ + bl 2538c │ │ │ │ + ldr r3, [pc, #-1052] @ 77e78 │ │ │ │ mvn r2, #0 │ │ │ │ - add r3, pc, r3 │ │ │ │ mov r1, #1 │ │ │ │ str r6, [sp] │ │ │ │ - mov r7, r0 │ │ │ │ - bl 21bf0 <__sprintf_chk@plt> │ │ │ │ + mov r6, r0 │ │ │ │ + add r3, pc, r3 │ │ │ │ + bl 21b58 <__sprintf_chk@plt> │ │ │ │ mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 5fb50 │ │ │ │ - mov r0, r7 │ │ │ │ - bl 24c8c │ │ │ │ - ldr r2, [pc, #-1080] @ 74c28 │ │ │ │ - ldr r3, [pc, #-1080] @ 74c2c │ │ │ │ + mov r1, r6 │ │ │ │ + bl 621b4 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 24bb8 │ │ │ │ + ldr r2, [pc, #-1096] @ 77e7c │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r3, [pc, #-1100] @ 77e80 │ │ │ │ ldr r1, [r5, r2] │ │ │ │ - mov r2, #0 │ │ │ │ - str r2, [r1] │ │ │ │ + str r0, [r1] │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r2] │ │ │ │ - cmp r3, #0 │ │ │ │ + cmp r3, r0 │ │ │ │ movne r3, #4 │ │ │ │ strne r3, [r1] │ │ │ │ - ldr r3, [pc, #-1112] @ 74c30 │ │ │ │ + ldr r3, [pc, #-1128] @ 77e84 │ │ │ │ ldr r0, [r5, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ movne r3, #6 │ │ │ │ strne r3, [r1] │ │ │ │ - ldr r3, [pc, #-1132] @ 74c34 │ │ │ │ mov r1, #0 │ │ │ │ + ldr r3, [pc, #-1152] @ 77e88 │ │ │ │ str r1, [r0] │ │ │ │ str r1, [r2] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ - beq 750d0 │ │ │ │ - ldr r2, [pc, #-1160] @ 74c38 │ │ │ │ - ldr r3, [pc, #-1080] @ 74c8c │ │ │ │ + beq 78334 │ │ │ │ + ldr r2, [pc, #-1176] @ 77e8c │ │ │ │ + ldr r3, [pc, #-1096] @ 77ee0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [r3] │ │ │ │ - ldr r3, [pc, #-1180] @ 74c3c │ │ │ │ + ldr r3, [pc, #-1196] @ 77e90 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 750fc │ │ │ │ - ldr r2, [pc, #-1196] @ 74c40 │ │ │ │ - ldr r3, [pc, #-1120] @ 74c90 │ │ │ │ + beq 78360 │ │ │ │ + ldr r2, [pc, #-1212] @ 77e94 │ │ │ │ + ldr r3, [pc, #-1136] @ 77ee4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [r3] │ │ │ │ - ldr r3, [pc, #-1216] @ 74c44 │ │ │ │ + ldr r3, [pc, #-1232] @ 77e98 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3, #1080] @ 0x438 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 75264 │ │ │ │ + beq 784c4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 601dc │ │ │ │ - ldr r3, [pc, #-1200] @ 74c70 │ │ │ │ + bl 628e8 │ │ │ │ + ldr r3, [pc, #-1216] @ 77ec4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r0, [r3] │ │ │ │ - ldr r1, [pc, #-1252] @ 74c48 │ │ │ │ - ldr r3, [pc, #-1252] @ 74c4c │ │ │ │ - ldr r2, [pc, #-1252] @ 74c50 │ │ │ │ - add r1, pc, r1 │ │ │ │ + ldr r1, [pc, #-1268] @ 77e9c │ │ │ │ mov r0, #0 │ │ │ │ + ldr r3, [pc, #-1272] @ 77ea0 │ │ │ │ + ldr r2, [pc, #-1272] @ 77ea4 │ │ │ │ + add r1, pc, r1 │ │ │ │ str r0, [r1, #1148] @ 0x47c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r1, [r5, r2] │ │ │ │ - ldr r2, [pc, #-1272] @ 74c54 │ │ │ │ - ldr r0, [r3] │ │ │ │ - str r0, [r1] │ │ │ │ - ldr r1, [pc, #-1280] @ 74c58 │ │ │ │ - ldr r2, [r5, r2] │ │ │ │ - ldr r0, [r3, #4] │ │ │ │ - str r0, [r2] │ │ │ │ - ldr r2, [pc, #-1292] @ 74c5c │ │ │ │ + ldr r0, [r5, r2] │ │ │ │ + ldr r1, [pc, #-1288] @ 77ea8 │ │ │ │ + ldr ip, [r3] │ │ │ │ + ldr r2, [pc, #-1292] @ 77eac │ │ │ │ + str ip, [r0] │ │ │ │ ldr r1, [r5, r1] │ │ │ │ - ldr r0, [r3, #8] │ │ │ │ + ldmib r3, {r0, ip} │ │ │ │ str r0, [r1] │ │ │ │ - ldr r2, [r5, r2] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - str r3, [r2] │ │ │ │ - b 74130 │ │ │ │ + ldr r0, [r5, r2] │ │ │ │ + ldr r2, [pc, #-1312] @ 77eb0 │ │ │ │ + ldr r1, [r3, #12] │ │ │ │ + str ip, [r0] │ │ │ │ + ldr r3, [r5, r2] │ │ │ │ + str r1, [r3] │ │ │ │ + b 77378 │ │ │ │ ldr r2, [r3, #1152] @ 0x480 │ │ │ │ - str r2, [r3, #1164] @ 0x48c │ │ │ │ cmp r2, #0 │ │ │ │ + str r2, [r3, #1164] @ 0x48c │ │ │ │ moveq r2, #1 │ │ │ │ streq r2, [r3, #1152] @ 0x480 │ │ │ │ - beq 74130 │ │ │ │ + beq 77378 │ │ │ │ ldr r2, [r3, #28] │ │ │ │ sub r2, r2, #10 │ │ │ │ bics r2, r2, #2 │ │ │ │ - bne 751b8 │ │ │ │ - ldr r2, [r3, #1096] @ 0x448 │ │ │ │ - ldr r3, [r3, #1092] @ 0x444 │ │ │ │ - cmp r2, r3 │ │ │ │ - blt 75b50 │ │ │ │ + bne 78418 │ │ │ │ + ldr r2, [r3, #1092] @ 0x444 │ │ │ │ + ldr r3, [r3, #1096] @ 0x448 │ │ │ │ + cmp r3, r2 │ │ │ │ + blt 78dc8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #10 │ │ │ │ - bl 5f55c │ │ │ │ - ldr r2, [pc, #-1388] @ 74c60 │ │ │ │ + bl 61b8c │ │ │ │ + ldr r2, [pc, #-1400] @ 77eb4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, #1160] @ 0x488 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 759dc │ │ │ │ + beq 78c50 │ │ │ │ ldr r2, [r2, #1124] @ 0x464 │ │ │ │ cmp r3, r2 │ │ │ │ - bge 759dc │ │ │ │ + bge 78c50 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 75204 │ │ │ │ - b 743a8 │ │ │ │ + bne 78464 │ │ │ │ + b 77604 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #10 │ │ │ │ - bl 5f55c │ │ │ │ + bl 61b8c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 743a8 │ │ │ │ + beq 77604 │ │ │ │ ldr r3, [r0, #16] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 751f0 │ │ │ │ - bl 7b468 │ │ │ │ - ldr r3, [pc, #-1464] @ 74c64 │ │ │ │ + bne 78450 │ │ │ │ + bl 7eaf0 │ │ │ │ + ldr r3, [pc, #-1476] @ 77eb8 │ │ │ │ mov r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #1148] @ 0x47c │ │ │ │ - b 74130 │ │ │ │ + b 77378 │ │ │ │ add r0, r4, #656 @ 0x290 │ │ │ │ - bl 8232c │ │ │ │ + bl 85f70 │ │ │ │ ldr r3, [r4, #728] @ 0x2d8 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 740c8 │ │ │ │ - b 740bc │ │ │ │ - ldr r3, [pc, #-1504] @ 74c68 │ │ │ │ + bne 77310 │ │ │ │ + b 77304 │ │ │ │ + ldr r3, [pc, #-1516] @ 77ebc │ │ │ │ add r3, pc, r3 │ │ │ │ str r4, [r3, #1116] @ 0x45c │ │ │ │ - b 7498c │ │ │ │ - ldr r3, [pc, #-1516] @ 74c6c │ │ │ │ + b 77be8 │ │ │ │ + ldr r3, [pc, #-1528] @ 77ec0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r4, [r3, #32] │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ - b 74844 │ │ │ │ + b 77aa0 │ │ │ │ ldr r3, [r3, #1148] @ 0x47c │ │ │ │ cmp r3, #2 │ │ │ │ - bne 75124 │ │ │ │ - ldr r3, [pc, #-1544] @ 74c70 │ │ │ │ + bne 78388 │ │ │ │ + ldr r3, [pc, #-1556] @ 77ec4 │ │ │ │ ldr r6, [r5, r3] │ │ │ │ ldr r0, [r6] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ str r4, [r6] │ │ │ │ - b 75124 │ │ │ │ + b 78388 │ │ │ │ ldr r3, [r2] │ │ │ │ - cmp r1, #0 │ │ │ │ mov r2, #131072 @ 0x20000 │ │ │ │ + cmp r1, #0 │ │ │ │ movne r4, #0 │ │ │ │ str r2, [r3, #1172] @ 0x494 │ │ │ │ - beq 74130 │ │ │ │ - ldr r3, [pc, #-1400] @ 74d30 │ │ │ │ + beq 77378 │ │ │ │ + ldr r3, [pc, #-1412] @ 77f84 │ │ │ │ ldr r6, [r5, r3] │ │ │ │ ldr r0, [r6] │ │ │ │ - bl 24c8c │ │ │ │ - ldr r2, [pc, #-1604] @ 74c74 │ │ │ │ - ldr r3, [pc, #-1604] @ 74c78 │ │ │ │ + bl 24bb8 │ │ │ │ + ldr r2, [pc, #-1616] @ 77ec8 │ │ │ │ + mov r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r2, #12] │ │ │ │ + ldr r3, [r2, #12] │ │ │ │ + str r1, [r2, #8] │ │ │ │ + str r3, [r6] │ │ │ │ + ldr r3, [pc, #-1636] @ 77ecc │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r0, #0 │ │ │ │ ldr r3, [r3, #28] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str r1, [r6] │ │ │ │ - b 749c4 │ │ │ │ - ldr r3, [pc, #-1636] @ 74c7c │ │ │ │ - ldr r2, [pc, #-1636] @ 74c80 │ │ │ │ - ldr r1, [r5, r3] │ │ │ │ + b 77c20 │ │ │ │ + ldr r0, [pc, #-1648] @ 77ed0 │ │ │ │ mvn r3, #0 │ │ │ │ + ldr r1, [pc, #-1652] @ 77ed4 │ │ │ │ + ldr r2, [pc, #-1652] @ 77ed8 │ │ │ │ + ldr r0, [r5, r0] │ │ │ │ + str r3, [r0] │ │ │ │ + ldr r1, [r5, r1] │ │ │ │ str r3, [r1] │ │ │ │ - ldr r1, [pc, #-1648] @ 74c84 │ │ │ │ ldr r0, [r5, r2] │ │ │ │ - ldr r2, [pc, #-1652] @ 74c88 │ │ │ │ + ldr r1, [pc, #-1672] @ 77edc │ │ │ │ + ldr r2, [pc, #-1672] @ 77ee0 │ │ │ │ str r3, [r0] │ │ │ │ ldr r1, [r5, r1] │ │ │ │ - mov ip, #0 │ │ │ │ str r3, [r1] │ │ │ │ - ldr r1, [pc, #-1668] @ 74c8c │ │ │ │ + mov r1, #0 │ │ │ │ ldr r0, [r5, r2] │ │ │ │ - ldr r2, [pc, #-1672] @ 74c90 │ │ │ │ + ldr r2, [pc, #-1692] @ 77ee4 │ │ │ │ str r3, [r0] │ │ │ │ - ldr r1, [r5, r1] │ │ │ │ mov r0, #0 │ │ │ │ - str r3, [r1] │ │ │ │ - ldr r3, [pc, #-1688] @ 74c94 │ │ │ │ - ldr r2, [r5, r2] │ │ │ │ + ldr r3, [r5, r2] │ │ │ │ + str r1, [r3] │ │ │ │ mov r1, #0 │ │ │ │ - str ip, [r2] │ │ │ │ + ldr r3, [pc, #-1712] @ 77ee8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ strd r0, [r3] │ │ │ │ - b 74524 │ │ │ │ + b 77780 │ │ │ │ mov r0, #33 @ 0x21 │ │ │ │ - bl 24020 │ │ │ │ - ldr lr, [pc, #-1720] @ 74c98 │ │ │ │ - ldr ip, [pc, #-1720] @ 74c9c │ │ │ │ - ldr lr, [r5, lr] │ │ │ │ - add ip, pc, ip │ │ │ │ - str ip, [sp] │ │ │ │ - vldr s14, [lr] │ │ │ │ - mov r3, #33 @ 0x21 │ │ │ │ - mov r2, #1 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ + bl 23f58 │ │ │ │ + ldr r2, [pc, #-1732] @ 77eec │ │ │ │ mov r1, #32 │ │ │ │ - vstr d7, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-1756] @ 74ca8 │ │ │ │ - mov r2, #0 │ │ │ │ - strb r2, [r4, #32] │ │ │ │ - ldr r1, [pc, #-1776] @ 74ca0 │ │ │ │ + ldr r3, [pc, #-1740] @ 77ef0 │ │ │ │ + ldr r2, [r5, r2] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [sp] │ │ │ │ + mov r3, #33 @ 0x21 │ │ │ │ + vldr s15, [r2] │ │ │ │ + mov r2, #1 │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ + vstr d16, [sp, #8] │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ + ldr r3, [pc, #-1768] @ 77efc │ │ │ │ + mov r0, #0 │ │ │ │ + mov r2, r4 │ │ │ │ + ldr r1, [pc, #-1788] @ 77ef4 │ │ │ │ + strb r0, [r4, #32] │ │ │ │ ldr r0, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ - mov r2, r4 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 5fbd0 │ │ │ │ + bl 62248 │ │ │ │ mov r0, r4 │ │ │ │ - bl 24c8c │ │ │ │ - b 74df0 │ │ │ │ - ldr r3, [pc, #-1804] @ 74ca8 │ │ │ │ - ldr r2, [pc, #-1812] @ 74ca4 │ │ │ │ + bl 24bb8 │ │ │ │ + b 78044 │ │ │ │ + ldr r3, [pc, #-1816] @ 77efc │ │ │ │ + ldr r2, [pc, #-1824] @ 77ef8 │ │ │ │ ldr r0, [r5, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 5fbd0 │ │ │ │ - b 74ddc │ │ │ │ - ldr r3, [pc, #-1836] @ 74ca8 │ │ │ │ - ldr r2, [pc, #-1836] @ 74cac │ │ │ │ + bl 62248 │ │ │ │ + b 78030 │ │ │ │ + ldr r3, [pc, #-1848] @ 77efc │ │ │ │ + ldr r2, [pc, #-1848] @ 77f00 │ │ │ │ ldr r0, [r5, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 5fbd0 │ │ │ │ - b 74dc8 │ │ │ │ - ldr r0, [pc, #-1860] @ 74cb0 │ │ │ │ + bl 62248 │ │ │ │ + b 7801c │ │ │ │ + ldr r0, [pc, #-1872] @ 77f04 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 734f8 │ │ │ │ - b 74694 │ │ │ │ - ldr r0, [pc, #-1876] @ 74cb4 │ │ │ │ + bl 76670 │ │ │ │ + b 778f0 │ │ │ │ + ldr r0, [pc, #-1888] @ 77f08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 733f0 │ │ │ │ - ldr r0, [pc, #-1884] @ 74cb8 │ │ │ │ + bl 76538 │ │ │ │ + ldr r0, [pc, #-1896] @ 77f0c │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 734f8 │ │ │ │ - ldr r0, [pc, #-1896] @ 74cbc │ │ │ │ + bl 76670 │ │ │ │ + ldr r0, [pc, #-1908] @ 77f10 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 734f8 │ │ │ │ - b 74db4 │ │ │ │ - ldr r0, [pc, #-1912] @ 74cc0 │ │ │ │ + bl 76670 │ │ │ │ + b 78008 │ │ │ │ + ldr r0, [pc, #-1924] @ 77f14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 733f0 │ │ │ │ - ldr r0, [pc, #-1920] @ 74cc4 │ │ │ │ + bl 76538 │ │ │ │ + ldr r0, [pc, #-1932] @ 77f18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 733f0 │ │ │ │ - ldr r0, [pc, #-1928] @ 74cc8 │ │ │ │ + bl 76538 │ │ │ │ + ldr r0, [pc, #-1940] @ 77f1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 733f0 │ │ │ │ - b 74db4 │ │ │ │ - ldr r1, [pc, #-1940] @ 74ccc │ │ │ │ - ldr r3, [pc, #-1940] @ 74cd0 │ │ │ │ - ldr r0, [pc, #-1940] @ 74cd4 │ │ │ │ + bl 76538 │ │ │ │ + b 78008 │ │ │ │ + ldr r1, [pc, #-1952] @ 77f20 │ │ │ │ + ldr r3, [pc, #-1952] @ 77f24 │ │ │ │ + ldr r0, [pc, #-1952] @ 77f28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r1, #4] │ │ │ │ - bl 734f8 │ │ │ │ - ldr r0, [pc, #-1960] @ 74cd8 │ │ │ │ + bl 76670 │ │ │ │ + ldr r0, [pc, #-1972] @ 77f2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 733f0 │ │ │ │ - ldr r0, [pc, #-1968] @ 74cdc │ │ │ │ + bl 76538 │ │ │ │ + ldr r0, [pc, #-1980] @ 77f30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 733f0 │ │ │ │ - b 74db4 │ │ │ │ - ldr r3, [pc, #-1980] @ 74ce0 │ │ │ │ + bl 76538 │ │ │ │ + b 78008 │ │ │ │ + ldr r3, [pc, #-1992] @ 77f34 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r2, [r3, #1096] @ 0x448 │ │ │ │ str r2, [r3, #1092] @ 0x444 │ │ │ │ - b 74130 │ │ │ │ + str r2, [r3, #1096] @ 0x448 │ │ │ │ + b 77378 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #8 │ │ │ │ - bl 5f55c │ │ │ │ - ldr r3, [pc, #-2012] @ 74ce4 │ │ │ │ + bl 61b8c │ │ │ │ + ldr r3, [pc, #-2024] @ 77f38 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r3, #1092] @ 0x444 │ │ │ │ - b 74130 │ │ │ │ - ldr r2, [pc, #-2024] @ 74ce8 │ │ │ │ - ldr r3, [pc, #-2024] @ 74cec │ │ │ │ - ldr r2, [r5, r2] │ │ │ │ - ldr r3, [r5, r3] │ │ │ │ - ldr r2, [r2] │ │ │ │ + b 77378 │ │ │ │ + ldr r1, [pc, #-2036] @ 77f3c │ │ │ │ add r4, sp, #44 @ 0x2c │ │ │ │ - add r3, r3, r2, lsl #3 │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [pc, #-2048] @ 74cf0 │ │ │ │ - str r1, [sp] │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r2, [pc, #-2044] @ 77f40 │ │ │ │ + ldr r3, [pc, #-2044] @ 77f44 │ │ │ │ + ldr r1, [r5, r1] │ │ │ │ + ldr r2, [r5, r2] │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #512 @ 0x200 │ │ │ │ + ldr r1, [r1] │ │ │ │ + add r2, r2, r1, lsl #3 │ │ │ │ mov r1, #1 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 21bf0 <__sprintf_chk@plt> │ │ │ │ + ldr r2, [r2, #4] │ │ │ │ + str r2, [sp] │ │ │ │ + mov r2, #512 @ 0x200 │ │ │ │ + bl 21b58 <__sprintf_chk@plt> │ │ │ │ mvn r2, #1 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7b384 │ │ │ │ - b 74614 │ │ │ │ - ldr r2, [pc, #-2092] @ 74cf4 │ │ │ │ - ldr r3, [pc, #-2092] @ 74cf8 │ │ │ │ - ldr r2, [r5, r2] │ │ │ │ + bl 7e9d8 │ │ │ │ + b 77870 │ │ │ │ + ldr r3, [pc, #-2104] @ 77f48 │ │ │ │ + ldr r2, [pc, #-2104] @ 77f4c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #1072] @ 0x430 │ │ │ │ + ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ - b 74614 │ │ │ │ - ldr r2, [pc, #-2112] @ 74cfc │ │ │ │ + b 77870 │ │ │ │ + ldr r2, [pc, #-2124] @ 77f50 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, #1088] @ 0x440 │ │ │ │ - ldr r0, [r2, #1096] @ 0x448 │ │ │ │ + ldr r1, [r2, #1096] @ 0x448 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 75b58 │ │ │ │ - ldr r2, [pc, #-2132] @ 74d00 │ │ │ │ + beq 78dd0 │ │ │ │ + ldr r2, [pc, #-2144] @ 77f54 │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #-2136] @ 74d04 │ │ │ │ + stmib sp, {r1, r2, r3} │ │ │ │ add r4, sp, #44 @ 0x2c │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [sp, #12] │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ - stmib sp, {r0, r2} │ │ │ │ - str r1, [sp] │ │ │ │ mov r2, #1 │ │ │ │ - mov r1, r3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ + ldr r1, [pc, #-2168] @ 77f58 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [sp] │ │ │ │ + mov r1, r3 │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ mvn r2, #1 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7b384 │ │ │ │ - ldr r3, [pc, #-2192] @ 74d08 │ │ │ │ - ldr r1, [pc, #-2192] @ 74d0c │ │ │ │ + bl 7e9d8 │ │ │ │ + ldr r3, [pc, #-2200] @ 77f5c │ │ │ │ + ldr r1, [pc, #-2200] @ 77f60 │ │ │ │ + ldr r2, [pc, #-2200] @ 77f64 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [r3, #1104] @ 0x450 │ │ │ │ - ldr r0, [r3, #1112] @ 0x458 │ │ │ │ - ldr r2, [pc, #-2204] @ 74d10 │ │ │ │ - ldr r3, [r5, r1] │ │ │ │ - str ip, [r3] │ │ │ │ + ldr r0, [r5, r1] │ │ │ │ + ldr r1, [r3, #1112] @ 0x458 │ │ │ │ + str ip, [r0] │ │ │ │ ldr r3, [r5, r2] │ │ │ │ - str r0, [r3] │ │ │ │ - b 74614 │ │ │ │ - ldr r2, [pc, #-2224] @ 74d14 │ │ │ │ + str r1, [r3] │ │ │ │ + b 77870 │ │ │ │ + ldr r2, [pc, #-2232] @ 77f68 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, #1088] @ 0x440 │ │ │ │ - ldr r0, [r2, #1096] @ 0x448 │ │ │ │ + ldr r1, [r2, #1096] @ 0x448 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 75b68 │ │ │ │ - ldr r2, [pc, #-2244] @ 74d18 │ │ │ │ + beq 78de0 │ │ │ │ + ldr r2, [pc, #-2252] @ 77f6c │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #-2248] @ 74d1c │ │ │ │ - str r3, [sp, #12] │ │ │ │ + str r1, [sp, #4] │ │ │ │ + ldr r1, [pc, #-2260] @ 77f70 │ │ │ │ add r1, pc, r1 │ │ │ │ - mov r3, #512 @ 0x200 │ │ │ │ add r4, sp, #44 @ 0x2c │ │ │ │ - stmib sp, {r0, r2} │ │ │ │ str r1, [sp] │ │ │ │ - mov r2, #1 │ │ │ │ - mov r1, r3 │ │ │ │ + strd r2, [sp, #8] │ │ │ │ + mov r3, #512 @ 0x200 │ │ │ │ mov r0, r4 │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ + mov r1, r3 │ │ │ │ + mov r2, #1 │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ mvn r2, #1 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7b384 │ │ │ │ - b 74614 │ │ │ │ - ldr r5, [pc, #-2308] @ 74d20 │ │ │ │ + bl 7e9d8 │ │ │ │ + b 77870 │ │ │ │ + ldr r5, [pc, #-2316] @ 77f74 │ │ │ │ mov r6, #0 │ │ │ │ + mov r1, #12 │ │ │ │ + mov r0, r4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r5 │ │ │ │ str r6, [r2, #1092]! @ 0x444 │ │ │ │ - mov r1, #12 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 15a71c │ │ │ │ + bl 168414 │ │ │ │ mov r2, r5 │ │ │ │ - str r6, [r2, #1100]! @ 0x44c │ │ │ │ mov r1, #4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 15a71c │ │ │ │ + str r6, [r2, #1100]! @ 0x44c │ │ │ │ + bl 168414 │ │ │ │ mov r2, r5 │ │ │ │ - str r6, [r2, #1108]! @ 0x454 │ │ │ │ mov r1, #9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 15a71c │ │ │ │ + str r6, [r2, #1108]! @ 0x454 │ │ │ │ + bl 168414 │ │ │ │ add r2, r5, #1088 @ 0x440 │ │ │ │ mov r1, #14 │ │ │ │ - add r2, r2, #8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 15a71c │ │ │ │ - mov r1, #10 │ │ │ │ + add r2, r2, #8 │ │ │ │ + bl 168414 │ │ │ │ cmp r0, #1 │ │ │ │ - ldreq r3, [r5, #1096] @ 0x448 │ │ │ │ - mov r0, r4 │ │ │ │ - addeq r3, r3, #1 │ │ │ │ - streq r3, [r5, #1096] @ 0x448 │ │ │ │ - ldr r5, [pc, #-2420] @ 74d24 │ │ │ │ + bne 788e8 │ │ │ │ + ldr r3, [r5, #1096] @ 0x448 │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5, #1096] @ 0x448 │ │ │ │ + ldr r5, [pc, #-2424] @ 77f78 │ │ │ │ mov r3, #1 │ │ │ │ + mov r1, #10 │ │ │ │ + mov r0, r4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #1112]! @ 0x458 │ │ │ │ - bl 15a71c │ │ │ │ + bl 168414 │ │ │ │ ldr r4, [r4, #88] @ 0x58 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ + add r0, r5, #44 @ 0x2c │ │ │ │ ldr r3, [r4, #1084] @ 0x43c │ │ │ │ add r1, r4, #1088 @ 0x440 │ │ │ │ - add r0, r5, #44 @ 0x2c │ │ │ │ str r3, [r5, #40] @ 0x28 │ │ │ │ - bl 22d0c │ │ │ │ - add r1, r4, #1600 @ 0x640 │ │ │ │ + bl 22c68 │ │ │ │ ldr r3, [r4, #1600] @ 0x640 │ │ │ │ + add r1, r4, #1600 @ 0x640 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ - add r1, r1, #4 │ │ │ │ add r0, r5, #560 @ 0x230 │ │ │ │ + add r1, r1, #4 │ │ │ │ str r3, [r5, #556] @ 0x22c │ │ │ │ - bl 22d0c │ │ │ │ - b 74130 │ │ │ │ - ldr r6, [pc, #-2500] @ 74d28 │ │ │ │ + bl 22c68 │ │ │ │ + b 77378 │ │ │ │ + ldr r6, [pc, #-2512] @ 77f7c │ │ │ │ mov r3, #0 │ │ │ │ + mov r1, #12 │ │ │ │ + mov r0, r4 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [r2, #1092]! @ 0x444 │ │ │ │ - mov r1, #12 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 15a71c │ │ │ │ + bl 168414 │ │ │ │ add r2, r6, #1088 @ 0x440 │ │ │ │ mov r1, #14 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 15a71c │ │ │ │ - mov r1, #9 │ │ │ │ + bl 168414 │ │ │ │ cmp r0, #1 │ │ │ │ - ldreq r3, [r6, #1096] @ 0x448 │ │ │ │ + bne 7898c │ │ │ │ + ldr r3, [r6, #1096] @ 0x448 │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r6, #1096] @ 0x448 │ │ │ │ + ldr r3, [pc, #-2580] @ 77f80 │ │ │ │ mov r0, r4 │ │ │ │ - addeq r3, r3, #1 │ │ │ │ - streq r3, [r6, #1096] @ 0x448 │ │ │ │ - ldr r6, [pc, #-2572] @ 74d2c │ │ │ │ - add r6, pc, r6 │ │ │ │ - add r2, r6, #1104 @ 0x450 │ │ │ │ + mov r1, #9 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r2, r3, #1104 @ 0x450 │ │ │ │ + mov r4, r3 │ │ │ │ add r2, r2, #4 │ │ │ │ - bl 15a71c │ │ │ │ - ldr r3, [r6, #1108] @ 0x454 │ │ │ │ + bl 168414 │ │ │ │ + ldr r3, [r4, #1108] @ 0x454 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 74130 │ │ │ │ - ldr r3, [pc, #-2600] @ 74d30 │ │ │ │ - ldr r4, [pc, #-2600] @ 74d34 │ │ │ │ + bne 77378 │ │ │ │ + ldr r3, [pc, #-2620] @ 77f84 │ │ │ │ + ldr r4, [pc, #-2620] @ 77f88 │ │ │ │ + ldr r0, [pc, #-2620] @ 77f8c │ │ │ │ ldr r5, [r5, r3] │ │ │ │ - ldr r0, [pc, #-2604] @ 74d38 │ │ │ │ - ldr r3, [r5] │ │ │ │ add r4, pc, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ + ldr r3, [r5] │ │ │ │ str r3, [r4, #12] │ │ │ │ - bl 21f74 │ │ │ │ + bl 21edc │ │ │ │ mov r3, #1 │ │ │ │ - str r3, [r4, #8] │ │ │ │ str r0, [r5] │ │ │ │ - b 74130 │ │ │ │ - ldr r5, [pc, #-2640] @ 74d3c │ │ │ │ + str r3, [r4, #8] │ │ │ │ + b 77378 │ │ │ │ + ldr r5, [pc, #-2660] @ 77f90 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ - str r3, [r2, #1092]! @ 0x444 │ │ │ │ mov r1, #12 │ │ │ │ mov r0, r4 │ │ │ │ - bl 15a71c │ │ │ │ + str r3, [r2, #1092]! @ 0x444 │ │ │ │ + bl 168414 │ │ │ │ add r2, r5, #1088 @ 0x440 │ │ │ │ mov r1, #14 │ │ │ │ - add r2, r2, #8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 15a71c │ │ │ │ + add r2, r2, #8 │ │ │ │ + bl 168414 │ │ │ │ cmp r0, #1 │ │ │ │ - ldreq r3, [r5, #1096] @ 0x448 │ │ │ │ - addeq r3, r3, #1 │ │ │ │ - streq r3, [r5, #1096] @ 0x448 │ │ │ │ - b 74130 │ │ │ │ - ldr r5, [pc, #-2708] @ 74d40 │ │ │ │ + bne 77378 │ │ │ │ + ldr r3, [r5, #1096] @ 0x448 │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5, #1096] @ 0x448 │ │ │ │ + b 77378 │ │ │ │ + ldr r5, [pc, #-2732] @ 77f94 │ │ │ │ add r5, pc, r5 │ │ │ │ - b 7578c │ │ │ │ - ldr r2, [pc, #-2716] @ 74d44 │ │ │ │ + b 789f4 │ │ │ │ + ldr r2, [pc, #-2740] @ 77f98 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, #1088] @ 0x440 │ │ │ │ - ldr r0, [r2, #1096] @ 0x448 │ │ │ │ + ldr r1, [r2, #1096] @ 0x448 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 75b98 │ │ │ │ - ldr r2, [pc, #-2736] @ 74d48 │ │ │ │ + beq 78e10 │ │ │ │ + ldr r2, [pc, #-2760] @ 77f9c │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #-2740] @ 74d4c │ │ │ │ - str r3, [sp, #12] │ │ │ │ + str r1, [sp, #4] │ │ │ │ + ldr r1, [pc, #-2768] @ 77fa0 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 755e8 │ │ │ │ - mov r0, #29 │ │ │ │ + b 78844 │ │ │ │ vmov.f32 s0, #112 @ 0x3f800000 1.0 │ │ │ │ - bl 7b684 │ │ │ │ - b 74130 │ │ │ │ - vldr s0, [pc, #928] @ 75bc0 │ │ │ │ + mov r0, #29 │ │ │ │ + bl 7ed4c │ │ │ │ + b 77378 │ │ │ │ + vldr s0, [pc, #940] @ 78e38 │ │ │ │ mov r0, #100 @ 0x64 │ │ │ │ - bl 7b684 │ │ │ │ - b 74130 │ │ │ │ - vldr s0, [pc, #912] @ 75bc0 │ │ │ │ + bl 7ed4c │ │ │ │ + b 77378 │ │ │ │ + vldr s0, [pc, #924] @ 78e38 │ │ │ │ mov r0, #4 │ │ │ │ - bl 7b684 │ │ │ │ - b 74130 │ │ │ │ - vldr s0, [pc, #896] @ 75bc0 │ │ │ │ + bl 7ed4c │ │ │ │ + b 77378 │ │ │ │ + vldr s0, [pc, #908] @ 78e38 │ │ │ │ mov r0, #5 │ │ │ │ - bl 7b684 │ │ │ │ - b 74130 │ │ │ │ - ldr r4, [pc, #888] @ 75bc8 │ │ │ │ + bl 7ed4c │ │ │ │ + b 77378 │ │ │ │ + ldr r4, [pc, #900] @ 78e40 │ │ │ │ movw r0, #1010 @ 0x3f2 │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r4, #1120 @ 0x460 │ │ │ │ vldr s0, [r3, #12] │ │ │ │ - bl 7b684 │ │ │ │ + bl 7ed4c │ │ │ │ add r3, r4, #1168 @ 0x490 │ │ │ │ vldr s15, [r3] │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bpl 748a8 │ │ │ │ + bpl 77b04 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmp r3, #2 │ │ │ │ - beq 759e8 │ │ │ │ - ldr r3, [pc, #836] @ 75bcc │ │ │ │ + beq 78c5c │ │ │ │ + ldr r3, [pc, #848] @ 78e44 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r3, #1136 @ 0x470 │ │ │ │ - ldr r2, [r2] │ │ │ │ add r3, r3, #1168 @ 0x490 │ │ │ │ + ldr r2, [r2] │ │ │ │ str r2, [r3] │ │ │ │ - b 748a8 │ │ │ │ - ldr r4, [pc, #812] @ 75bd0 │ │ │ │ + b 77b04 │ │ │ │ + ldr r4, [pc, #824] @ 78e48 │ │ │ │ mov r0, #1 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [r4, #1072] @ 0x430 │ │ │ │ - bl 5f55c │ │ │ │ + bl 61b8c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 75b2c │ │ │ │ + beq 78da4 │ │ │ │ vldr s15, [r0, #4] │ │ │ │ - vldr s14, [pc, #768] @ 75bc4 │ │ │ │ + vldr s14, [pc, #780] @ 78e3c │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vsubmi.f32 s15, s15, s14 │ │ │ │ vaddpl.f32 s15, s15, s14 │ │ │ │ vmov.f32 s14, #36 @ 0x41200000 10.0 │ │ │ │ - vmul.f32 s14, s15, s14 │ │ │ │ - vcvt.s32.f32 s14, s14 │ │ │ │ - vstr s14, [sp, #20] │ │ │ │ - vcvt.f64.s32 d7, s14 │ │ │ │ - vmov.f64 d4, #36 @ 0x41200000 10.0 │ │ │ │ - ldr r4, [pc, #740] @ 75bd4 │ │ │ │ - vldr d0, [pc, #708] @ 75bb8 │ │ │ │ + vmul.f32 s15, s15, s14 │ │ │ │ + vcvt.s32.f32 s15, s15 │ │ │ │ + vstr s15, [sp, #20] │ │ │ │ + ldr r4, [pc, #760] @ 78e4c │ │ │ │ + vcvt.f64.s32 d16, s15 │ │ │ │ + vmov.f64 d19, #36 @ 0x41200000 10.0 │ │ │ │ + ldr r3, [pc, #752] @ 78e50 │ │ │ │ + vldr d0, [pc, #716] @ 78e30 │ │ │ │ add r4, pc, r4 │ │ │ │ - vdiv.f64 d6, d7, d4 │ │ │ │ add r6, r4, #1120 @ 0x460 │ │ │ │ - add r3, r4, #1136 @ 0x470 │ │ │ │ - ldr r2, [r6, #12] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ldr r3, [pc, #712] @ 75bd8 │ │ │ │ + add r2, r4, #1136 @ 0x470 │ │ │ │ + vdiv.f64 d17, d16, d19 │ │ │ │ + ldr r1, [r6, #12] │ │ │ │ add r4, r4, #1136 @ 0x470 │ │ │ │ + str r1, [r2, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - vldr s14, [r3] │ │ │ │ - vcvt.f64.s32 d7, s14 │ │ │ │ - vadd.f64 d7, d6, d7 │ │ │ │ - vadd.f64 d7, d7, d7 │ │ │ │ - vadd.f64 d0, d7, d0 │ │ │ │ + ldr r3, [r3] │ │ │ │ + vmov s15, r3 │ │ │ │ + vcvt.f64.s32 d16, s15 │ │ │ │ + vadd.f64 d16, d17, d16 │ │ │ │ + vadd.f64 d16, d16, d16 │ │ │ │ + vadd.f64 d0, d16, d0 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ - bl 80364 │ │ │ │ - ldr r3, [pc, #676] @ 75bdc │ │ │ │ - str r3, [r4, #8] │ │ │ │ + bl 83e74 │ │ │ │ + mov r3, #0 │ │ │ │ + movt r3, #49024 @ 0xbf80 │ │ │ │ vstr s0, [r6, #12] │ │ │ │ - b 74878 │ │ │ │ + str r3, [r4, #8] │ │ │ │ + b 77ad4 │ │ │ │ vmov s15, r3 │ │ │ │ vcvt.f32.s32 s0, s15 │ │ │ │ - bl 7b014 │ │ │ │ - b 74928 │ │ │ │ - ldr r6, [pc, #648] @ 75be0 │ │ │ │ + bl 7e630 │ │ │ │ + b 77b84 │ │ │ │ + ldr r6, [pc, #648] @ 78e54 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r0, [r6], #1132 @ 0x46c │ │ │ │ - bl 372e0 │ │ │ │ + bl 37bc0 │ │ │ │ add r2, sp, #28 │ │ │ │ add r1, sp, #24 │ │ │ │ - bl 33508 │ │ │ │ + bl 33ac0 │ │ │ │ vldr s15, [sp, #24] │ │ │ │ - vldr s14, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ + vldr s14, [sp, #28] │ │ │ │ str r3, [r4, #16] │ │ │ │ vcmpe.f32 s15, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - vmovle.f32 s15, s14 │ │ │ │ + vselgt.f32 s15, s15, s14 │ │ │ │ vstr s15, [r6] │ │ │ │ - b 74864 │ │ │ │ + b 77ac0 │ │ │ │ cmp r4, #110 @ 0x6e │ │ │ │ - bne 74130 │ │ │ │ - vldr s0, [pc, #544] @ 75bc0 │ │ │ │ + bne 77378 │ │ │ │ + vldr s0, [pc, #548] @ 78e38 │ │ │ │ mov r0, #2 │ │ │ │ - bl 7b684 │ │ │ │ - b 74130 │ │ │ │ - ldr r3, [pc, #564] @ 75be4 │ │ │ │ + bl 7ed4c │ │ │ │ + b 77378 │ │ │ │ + ldr r3, [pc, #564] @ 78e58 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 74280 │ │ │ │ - ldr r3, [pc, #552] @ 75be8 │ │ │ │ + b 774d8 │ │ │ │ + ldr r3, [pc, #552] @ 78e5c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cmp r3, #1 │ │ │ │ - bgt 74850 │ │ │ │ - b 74844 │ │ │ │ + bgt 77aac │ │ │ │ + b 77aa0 │ │ │ │ movw r0, #1010 @ 0x3f2 │ │ │ │ - bl 7b684 │ │ │ │ - b 7435c │ │ │ │ + bl 7ed4c │ │ │ │ + b 775b4 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 75210 │ │ │ │ - b 743a8 │ │ │ │ + bne 78470 │ │ │ │ + b 77604 │ │ │ │ ldr r3, [r4, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 75880 │ │ │ │ + bne 78aec │ │ │ │ add r4, r4, #1136 @ 0x470 │ │ │ │ - vldr s0, [r4] │ │ │ │ movw r0, #1011 @ 0x3f3 │ │ │ │ - bl 7b684 │ │ │ │ - b 75880 │ │ │ │ + vldr s0, [r4] │ │ │ │ + bl 7ed4c │ │ │ │ + b 78aec │ │ │ │ mov r1, r6 │ │ │ │ mov r0, #7 │ │ │ │ - bl 5f55c │ │ │ │ + bl 61b8c │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 75ba8 │ │ │ │ + beq 78e20 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, #2 │ │ │ │ - bl 5f55c │ │ │ │ + bl 61b8c │ │ │ │ cmp r7, r0 │ │ │ │ - beq 7443c │ │ │ │ + beq 77698 │ │ │ │ ldr r3, [r4, #1116] @ 0x45c │ │ │ │ cmp r3, #0 │ │ │ │ - beq 7443c │ │ │ │ + beq 77698 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, #2 │ │ │ │ - bl 5f55c │ │ │ │ + bl 61b8c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, #6 │ │ │ │ - bl 5f55c │ │ │ │ - bl 7b468 │ │ │ │ + bl 61b8c │ │ │ │ + bl 7eaf0 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #1096] @ 0x448 │ │ │ │ - b 7443c │ │ │ │ + b 77698 │ │ │ │ ldr r4, [r5, r3] │ │ │ │ mov r1, #16 │ │ │ │ add r0, r4, #656 @ 0x290 │ │ │ │ - bl 826a4 │ │ │ │ - ldr r3, [pc, #368] @ 75bec │ │ │ │ + bl 86330 │ │ │ │ + ldr r3, [pc, #368] @ 78e60 │ │ │ │ + mov r0, #29 │ │ │ │ str r7, [r6, #8] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - mov r0, #29 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r1, #1 │ │ │ │ movne r1, #2 │ │ │ │ - bl 607a8 │ │ │ │ - b 744b8 │ │ │ │ - ldr r2, [r4, #528] @ 0x210 │ │ │ │ + bl 62f4c │ │ │ │ + b 77714 │ │ │ │ ldr r1, [r4, #524] @ 0x20c │ │ │ │ add r0, r4, #656 @ 0x290 │ │ │ │ - bl 8232c │ │ │ │ - b 74488 │ │ │ │ + ldr r2, [r4, #528] @ 0x210 │ │ │ │ + bl 85f70 │ │ │ │ + b 776e4 │ │ │ │ mov r1, #8 │ │ │ │ add r0, r4, #656 @ 0x290 │ │ │ │ - bl 826a4 │ │ │ │ - b 74494 │ │ │ │ + bl 86330 │ │ │ │ + b 776f0 │ │ │ │ ldr r3, [r7, #28] │ │ │ │ cmp r3, #12 │ │ │ │ - bne 74604 │ │ │ │ + bne 77860 │ │ │ │ mov r1, #58 @ 0x3a │ │ │ │ mov r0, r4 │ │ │ │ - bl 2252c │ │ │ │ - ldr r2, [pc, #272] @ 75bf0 │ │ │ │ - add r2, pc, r2 │ │ │ │ + bl 22488 │ │ │ │ + ldr r1, [pc, #272] @ 78e64 │ │ │ │ cmp r0, #0 │ │ │ │ movne r3, #0 │ │ │ │ + ldr r2, [pc, #264] @ 78e68 │ │ │ │ strbne r3, [r0] │ │ │ │ - ldr r3, [pc, #256] @ 75bf4 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r3, [r3, #1096] @ 0x448 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - stm sp, {r2, r4} │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ + str r4, [sp, #4] │ │ │ │ add r4, sp, #44 @ 0x2c │ │ │ │ - mov r1, r3 │ │ │ │ - mov r2, #1 │ │ │ │ + add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ + ldr r1, [r1, #1096] @ 0x448 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [sp] │ │ │ │ + mov r2, #1 │ │ │ │ + str r1, [sp, #8] │ │ │ │ + mov r1, r3 │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ mvn r2, #1 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7b384 │ │ │ │ - b 74614 │ │ │ │ + bl 7e9d8 │ │ │ │ + b 77870 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 372d0 │ │ │ │ + bl 37bb0 │ │ │ │ mov r1, #17 │ │ │ │ add r2, sp, #20 │ │ │ │ - bl 102b0c │ │ │ │ + bl 10d030 │ │ │ │ cmp r0, #1 │ │ │ │ - vldreq s14, [sp, #20] │ │ │ │ - bne 74878 │ │ │ │ - b 758e0 │ │ │ │ - bl 7b510 │ │ │ │ - b 74130 │ │ │ │ - ldr r2, [pc, #152] @ 75bf8 │ │ │ │ + bne 77ad4 │ │ │ │ + vldr s15, [sp, #20] │ │ │ │ + b 78b4c │ │ │ │ + bl 7eba8 │ │ │ │ + b 77378 │ │ │ │ + ldr r2, [pc, #148] @ 78e6c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r2 │ │ │ │ - b 75554 │ │ │ │ - ldr r2, [pc, #140] @ 75bfc │ │ │ │ + b 787b4 │ │ │ │ + ldr r2, [pc, #136] @ 78e70 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r2 │ │ │ │ - b 755dc │ │ │ │ + b 78838 │ │ │ │ cmp r3, #1 │ │ │ │ movne r4, #1 │ │ │ │ - beq 74420 │ │ │ │ - b 74408 │ │ │ │ + beq 7767c │ │ │ │ + b 77664 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 7443c │ │ │ │ + beq 77698 │ │ │ │ mov r4, #2 │ │ │ │ - b 74408 │ │ │ │ - ldr r2, [pc, #96] @ 75c00 │ │ │ │ + b 77664 │ │ │ │ + ldr r2, [pc, #92] @ 78e74 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r2 │ │ │ │ - b 757f8 │ │ │ │ - bl 7b40c │ │ │ │ - b 7443c │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ + b 78a64 │ │ │ │ + bl 7ea80 │ │ │ │ + b 77698 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ nop {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ subsmi r0, r9, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stclcc 12, cr12, [ip, #-820] @ 0xfffffccc │ │ │ │ - strhteq r2, [sp], -r4 │ │ │ │ - eoreq r2, sp, r0, lsl #9 │ │ │ │ - eoreq r2, sp, r0, ror #8 │ │ │ │ - eoreq r2, sp, r4, lsl r4 │ │ │ │ - @ instruction: 0x000019b8 │ │ │ │ - svclt 0x00800000 │ │ │ │ - strhteq r2, [sp], -r0 │ │ │ │ - eoreq r2, sp, r8, asr r3 │ │ │ │ - eoreq r2, sp, r8, asr #6 │ │ │ │ - andeq r1, r0, r0, ror #10 │ │ │ │ - andseq r5, r6, r0, lsl r6 │ │ │ │ - eoreq r2, sp, r4, lsl r2 │ │ │ │ - @ instruction: 0x001567f0 │ │ │ │ - andseq r6, r5, r0, ror #15 │ │ │ │ - @ instruction: 0x001567b0 │ │ │ │ + eoreq pc, lr, r8, asr #4 │ │ │ │ + eoreq pc, lr, r4, lsl r2 @ │ │ │ │ + strdeq pc, [lr], -r4 @ │ │ │ │ + eoreq pc, lr, r4, lsr #3 │ │ │ │ + andeq r1, r0, r4, lsr #19 │ │ │ │ + eoreq pc, lr, ip, lsr r1 @ │ │ │ │ + eoreq pc, lr, r4, ror #1 │ │ │ │ + ldrdeq pc, [lr], -r4 @ │ │ │ │ + andeq r1, r0, ip, asr #10 │ │ │ │ + mlaeq lr, r8, pc, lr @ │ │ │ │ + andseq r4, r7, r4, asr #11 │ │ │ │ + andseq r5, r6, r8, asr #15 │ │ │ │ + @ instruction: 0x001657b8 │ │ │ │ + andseq r5, r6, r8, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r2, r3} │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #3552] @ 0xde0 │ │ │ │ - mov r4, r0 │ │ │ │ - ldr r0, [pc, #192] @ 75ce4 │ │ │ │ + ldr lr, [pc, #204] @ 78f68 │ │ │ │ sub sp, sp, #528 @ 0x210 │ │ │ │ - mov r5, r1 │ │ │ │ - ldr r1, [pc, #184] @ 75ce8 │ │ │ │ - ldr r3, [sp, #544] @ 0x220 │ │ │ │ - add r2, sp, #548 @ 0x224 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - str r3, [sp] │ │ │ │ - ldr r1, [r0, r1] │ │ │ │ - mov r3, #512 @ 0x200 │ │ │ │ + mov r4, r0 │ │ │ │ + add r3, sp, #548 @ 0x224 │ │ │ │ add r6, sp, #12 │ │ │ │ - ldr r1, [r1] │ │ │ │ - str r1, [sp, #524] @ 0x20c │ │ │ │ - mov r1, #0 │ │ │ │ - mov r1, r3 │ │ │ │ - str r2, [sp, #8] │ │ │ │ + ldr ip, [pc, #188] @ 78f6c │ │ │ │ + mov r5, r1 │ │ │ │ mov r0, r6 │ │ │ │ + ldr r2, [sp, #544] @ 0x220 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [lr, ip] │ │ │ │ + ldr ip, [ip] │ │ │ │ + str ip, [sp, #524] @ 0x20c │ │ │ │ + mov ip, #0 │ │ │ │ + strd r2, [sp] │ │ │ │ mov r2, #1 │ │ │ │ - bl 24920 <__vsnprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #120] @ 75cec │ │ │ │ + str r3, [sp, #8] │ │ │ │ + mov r3, #512 @ 0x200 │ │ │ │ + mov r1, r3 │ │ │ │ + bl 2484c <__vsnprintf_chk@plt> │ │ │ │ + ldr r2, [pc, #132] @ 78f70 │ │ │ │ mov r3, r6 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl ab13c │ │ │ │ + bl b0f90 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 75ccc │ │ │ │ - ldr r2, [pc, #80] @ 75cf0 │ │ │ │ - ldr r3, [pc, #68] @ 75ce8 │ │ │ │ + bne 78f50 │ │ │ │ + ldr r2, [pc, #92] @ 78f74 │ │ │ │ + ldr r3, [pc, #80] @ 78f6c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #524] @ 0x20c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 75ce0 │ │ │ │ + bne 78f64 │ │ │ │ add sp, sp, #528 @ 0x210 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ + add sp, sp, #16 │ │ │ │ add sp, sp, #8 │ │ │ │ bx lr │ │ │ │ - bl 81dac │ │ │ │ + bl 8597c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, #3 │ │ │ │ - bl 61ad8 │ │ │ │ - b 75c98 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq r8, ip, ip, lsl #13 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - andseq sp, r8, r4, asr #27 │ │ │ │ - eoreq r8, ip, r0, lsr #12 │ │ │ │ + bl 6435c │ │ │ │ + b 78f10 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eoreq r5, lr, r8, lsl r4 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + mulseq r9, r4, sp │ │ │ │ + strhteq r5, [lr], -r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r2, [pc, #1688] @ 763a4 │ │ │ │ + ldr r2, [pc, #1712] @ 7964c │ │ │ │ mov r1, #6 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #2 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r1, [pc, #1672] @ 763a8 │ │ │ │ - ldr r5, [pc, #1672] @ 763ac │ │ │ │ - add r1, pc, r1 │ │ │ │ + ldr r5, [pc, #1704] @ 79650 │ │ │ │ + ldr r4, [pc, #1704] @ 79654 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r1, [pc, #1696] @ 79658 │ │ │ │ mov r0, #5 │ │ │ │ - bl 23198 │ │ │ │ - ldr r1, [pc, #1660] @ 763b0 │ │ │ │ add r5, pc, r5 │ │ │ │ + add r4, pc, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ + bl 230e8 │ │ │ │ + ldr r1, [pc, #1676] @ 7965c │ │ │ │ mov r0, r5 │ │ │ │ - bl 2243c │ │ │ │ - ldr r1, [pc, #1644] @ 763b4 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 22398 │ │ │ │ + ldr r1, [pc, #1664] @ 79660 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 25238 │ │ │ │ - ldr r4, [pc, #1632] @ 763b8 │ │ │ │ + bl 25164 │ │ │ │ mov r0, r5 │ │ │ │ - bl 246bc │ │ │ │ - ldr r3, [pc, #1624] @ 763bc │ │ │ │ - add r4, pc, r4 │ │ │ │ + bl 245f4 │ │ │ │ + ldr r3, [pc, #1644] @ 79664 │ │ │ │ ldr r5, [r4, r3] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 762e8 │ │ │ │ - ldr r3, [pc, #1604] @ 763c0 │ │ │ │ + beq 79590 │ │ │ │ + ldr r3, [pc, #1628] @ 79668 │ │ │ │ ldr r5, [r4, r3] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 762fc │ │ │ │ - ldr r3, [pc, #1588] @ 763c4 │ │ │ │ + beq 795a4 │ │ │ │ + ldr r3, [pc, #1612] @ 7966c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - ble 76210 │ │ │ │ - ldr r1, [pc, #1572] @ 763c8 │ │ │ │ - ldr r2, [pc, #1572] @ 763cc │ │ │ │ - ldr r1, [r4, r1] │ │ │ │ + ble 794b8 │ │ │ │ + ldr r1, [pc, #1596] @ 79670 │ │ │ │ mov r0, #1 │ │ │ │ + ldr r2, [pc, #1592] @ 79674 │ │ │ │ + ldr r1, [r4, r1] │ │ │ │ str r0, [r1] │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r3, [r2] │ │ │ │ - ldr r3, [pc, #1552] @ 763d0 │ │ │ │ + ldr r3, [pc, #1576] @ 79678 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 75df4 │ │ │ │ - ldr r2, [pc, #1536] @ 763d4 │ │ │ │ + beq 79084 │ │ │ │ + ldr r2, [pc, #1560] @ 7967c │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r1, [r2] │ │ │ │ cmp r3, r1 │ │ │ │ - beq 75df4 │ │ │ │ - ldr r1, [pc, #1520] @ 763d8 │ │ │ │ + beq 79084 │ │ │ │ + ldr r1, [pc, #1544] @ 79680 │ │ │ │ mov r0, #1 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ str r3, [r2] │ │ │ │ str r0, [r1] │ │ │ │ - ldr r2, [pc, #1504] @ 763dc │ │ │ │ - ldr r3, [pc, #1504] @ 763e0 │ │ │ │ - ldr r1, [r4, r2] │ │ │ │ + ldr r0, [pc, #1528] @ 79684 │ │ │ │ + ldr r3, [pc, #1528] @ 79688 │ │ │ │ + ldr r1, [pc, #1528] @ 7968c │ │ │ │ + ldr r0, [r4, r0] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r2, [pc, #1496] @ 763e4 │ │ │ │ - ldr r1, [r1] │ │ │ │ - str r1, [r3] │ │ │ │ - ldr r1, [r4, r2] │ │ │ │ - ldr r2, [pc, #1484] @ 763e8 │ │ │ │ + ldr r2, [pc, #1520] @ 79690 │ │ │ │ + ldr r0, [r0] │ │ │ │ + str r0, [r3] │ │ │ │ + ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [r3, #4] │ │ │ │ - ldr r1, [r4, r2] │ │ │ │ - ldr r2, [pc, #1472] @ 763ec │ │ │ │ - ldr r1, [r1] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - ldr r1, [r4, r2] │ │ │ │ - ldr r2, [pc, #1460] @ 763f0 │ │ │ │ + ldr r0, [r4, r2] │ │ │ │ + ldr r1, [pc, #1496] @ 79694 │ │ │ │ + ldr r2, [pc, #1496] @ 79698 │ │ │ │ + ldr r0, [r0] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [r3, #12] │ │ │ │ ldr r3, [r4, r2] │ │ │ │ ldr r5, [r3] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 75ea8 │ │ │ │ + beq 79138 │ │ │ │ ldr r0, [r5] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 75ea8 │ │ │ │ - ldr r6, [pc, #1424] @ 763f4 │ │ │ │ + beq 79138 │ │ │ │ + ldr r6, [pc, #1448] @ 7969c │ │ │ │ add r6, pc, r6 │ │ │ │ - b 75e74 │ │ │ │ + b 79104 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ cmp r0, #0 │ │ │ │ - beq 75ea8 │ │ │ │ + beq 79138 │ │ │ │ mov r1, r6 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ subs r1, r0, #0 │ │ │ │ - bne 75e68 │ │ │ │ + bne 790f8 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 75ea8 │ │ │ │ + beq 79138 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 75ea8 │ │ │ │ + beq 79138 │ │ │ │ mov r2, #10 │ │ │ │ - bl 233b4 │ │ │ │ - b 75eac │ │ │ │ + bl 232f8 │ │ │ │ + b 7913c │ │ │ │ mvn r0, #0 │ │ │ │ - ldr r2, [pc, #1348] @ 763f8 │ │ │ │ - ldr r3, [pc, #1348] @ 763fc │ │ │ │ + ldr r2, [pc, #1372] @ 796a0 │ │ │ │ + ldr r3, [pc, #1372] @ 796a4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r2, #20] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r5, [pc, #1336] @ 76400 │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 80f38 │ │ │ │ - ldr r3, [pc, #1328] @ 76404 │ │ │ │ + bl 84acc │ │ │ │ + ldr r3, [pc, #1352] @ 796a8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 617b8 │ │ │ │ - ldr r0, [pc, #1316] @ 76408 │ │ │ │ + bl 63fec │ │ │ │ + ldr r0, [pc, #1340] @ 796ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl ad6fc │ │ │ │ - ldr r5, [r4, r5] │ │ │ │ - ldr lr, [pc, #1304] @ 7640c │ │ │ │ - ldr ip, [pc, #1304] @ 76410 │ │ │ │ - ldr r2, [pc, #1304] @ 76414 │ │ │ │ - add ip, pc, ip │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r1, #7 │ │ │ │ + bl b3690 │ │ │ │ + ldr ip, [pc, #1332] @ 796b0 │ │ │ │ mov r3, r0 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r5, [r4, lr] │ │ │ │ + ldr r1, [pc, #1328] @ 796b4 │ │ │ │ + ldr r2, [pc, #1328] @ 796b8 │ │ │ │ + ldr r0, [r4, ip] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r0] │ │ │ │ mov r0, #2 │ │ │ │ - str ip, [r5] │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #1268] @ 76418 │ │ │ │ - ldr r3, [r5] │ │ │ │ + ldr r5, [r4, r1] │ │ │ │ + mov r1, #7 │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r2, [pc, #1300] @ 796bc │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r2, [pc, #1292] @ 796c0 │ │ │ │ mov r0, #2 │ │ │ │ mov r1, #7 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r3, [pc, #1248] @ 7641c │ │ │ │ - ldr r2, [pc, #1248] @ 76420 │ │ │ │ + ldr r3, [r5] │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r3, [pc, #1272] @ 796c4 │ │ │ │ + ldr r2, [pc, #1272] @ 796c8 │ │ │ │ ldr r5, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ cmp r0, #0 │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ str r3, [r2, #20] │ │ │ │ - beq 762ac │ │ │ │ - bl 7a9ac │ │ │ │ + beq 79554 │ │ │ │ + bl 7df58 │ │ │ │ cmn r0, #1 │ │ │ │ - beq 76224 │ │ │ │ + beq 794cc │ │ │ │ cmn r0, #2 │ │ │ │ - beq 761d0 │ │ │ │ - ldr r3, [pc, #1196] @ 76424 │ │ │ │ + beq 79478 │ │ │ │ + ldr r3, [pc, #1220] @ 796cc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 76170 │ │ │ │ - ldr r3, [pc, #1180] @ 76428 │ │ │ │ + bne 79418 │ │ │ │ + ldr r3, [pc, #1204] @ 796d0 │ │ │ │ ldr r5, [r4, r3] │ │ │ │ - ldr r3, [pc, #1176] @ 7642c │ │ │ │ - ldr r6, [pc, #1176] @ 76430 │ │ │ │ - ldr r8, [r4, r3] │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldrd r2, [r8] │ │ │ │ - add r7, r6, #1120 @ 0x460 │ │ │ │ + ldr r3, [pc, #1200] @ 796d4 │ │ │ │ + ldr r7, [r4, r3] │ │ │ │ + ldrd r2, [r7] │ │ │ │ cmp r2, #1 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ - movge r3, #0 │ │ │ │ - strge r3, [r5, #516] @ 0x204 │ │ │ │ - strge r3, [r5, #520] @ 0x208 │ │ │ │ - ldr r3, [pc, #1140] @ 76434 │ │ │ │ - strge r2, [r5, #660] @ 0x294 │ │ │ │ + blt 79244 │ │ │ │ + mov r3, #0 │ │ │ │ + str r3, [r5, #516] @ 0x204 │ │ │ │ + str r3, [r5, #520] @ 0x208 │ │ │ │ + str r2, [r5, #660] @ 0x294 │ │ │ │ + ldr r3, [pc, #1164] @ 796d8 │ │ │ │ + ldr r6, [pc, #1164] @ 796dc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - add r7, r7, #12 │ │ │ │ + add r6, pc, r6 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ strge r3, [r5, #148] @ 0x94 │ │ │ │ - bl 7d12c │ │ │ │ - bl 80168 │ │ │ │ - bl 7e3bc │ │ │ │ - bl 7d61c │ │ │ │ - ldr r2, [r5, #656] @ 0x290 │ │ │ │ - mov r3, #0 │ │ │ │ + bl 80938 │ │ │ │ + bl 83c48 │ │ │ │ + bl 81d94 │ │ │ │ + bl 80ea4 │ │ │ │ + ldr r3, [r5, #656] @ 0x290 │ │ │ │ + mov r2, #0 │ │ │ │ mov r0, #35 @ 0x23 │ │ │ │ + str r3, [r7] │ │ │ │ + str r2, [r7, #4] │ │ │ │ + add r7, r6, #1120 @ 0x460 │ │ │ │ + add r7, r7, #12 │ │ │ │ mov r1, r7 │ │ │ │ - strd r2, [r8] │ │ │ │ - bl 6085c │ │ │ │ - mov r0, #37 @ 0x25 │ │ │ │ + bl 63000 │ │ │ │ add r1, r6, #1136 @ 0x470 │ │ │ │ - bl 6085c │ │ │ │ + mov r0, #37 @ 0x25 │ │ │ │ + bl 63000 │ │ │ │ add r1, r6, #1120 @ 0x460 │ │ │ │ mov r0, #26 │ │ │ │ add r1, r1, #8 │ │ │ │ - bl 6085c │ │ │ │ + bl 63000 │ │ │ │ vldr s15, [r7] │ │ │ │ mov r2, #0 │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bpl 76040 │ │ │ │ - ldr r3, [pc, #1028] @ 76438 │ │ │ │ + bpl 792d8 │ │ │ │ + ldr r3, [pc, #1044] @ 796e0 │ │ │ │ str r2, [r7] │ │ │ │ - add r3, pc, r3 │ │ │ │ mov r2, #1 │ │ │ │ + add r3, pc, r3 │ │ │ │ str r2, [r3, #16] │ │ │ │ - ldr r3, [pc, #1012] @ 7643c │ │ │ │ + ldr r3, [pc, #1028] @ 796e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1120 @ 0x460 │ │ │ │ vldr s0, [r3, #8] │ │ │ │ vcmp.f32 s0, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne 762a0 │ │ │ │ + bne 79548 │ │ │ │ mov r1, #8 │ │ │ │ add r0, r5, #144 @ 0x90 │ │ │ │ - bl 826a4 │ │ │ │ - ldr r3, [pc, #976] @ 76440 │ │ │ │ + bl 86330 │ │ │ │ + ldr r3, [pc, #992] @ 796e8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 76134 │ │ │ │ + beq 793dc │ │ │ │ mov r1, #8 │ │ │ │ add r0, r5, #656 @ 0x290 │ │ │ │ - bl 826a4 │ │ │ │ - ldr r2, [pc, #948] @ 76444 │ │ │ │ - ldr r3, [pc, #948] @ 76448 │ │ │ │ - add r2, pc, r2 │ │ │ │ + bl 86330 │ │ │ │ + ldr r2, [pc, #964] @ 796ec │ │ │ │ mov r1, #1 │ │ │ │ + ldr r3, [pc, #960] @ 796f0 │ │ │ │ + add r2, pc, r2 │ │ │ │ str r1, [r2, #8] │ │ │ │ ldr r6, [r4, r3] │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 762e0 │ │ │ │ - ldr r5, [pc, #920] @ 7644c │ │ │ │ + bne 79588 │ │ │ │ + ldr r5, [pc, #936] @ 796f4 │ │ │ │ mov r1, #0 │ │ │ │ - add r5, pc, r5 │ │ │ │ mov r0, #7 │ │ │ │ + add r5, pc, r5 │ │ │ │ str r1, [r5, #1116] @ 0x45c │ │ │ │ - bl 5f55c │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 760e0 │ │ │ │ - ldr r3, [pc, #892] @ 76450 │ │ │ │ - ldr r7, [r4, r3] │ │ │ │ + bl 61b8c │ │ │ │ + subs r3, r0, #0 │ │ │ │ + beq 79378 │ │ │ │ + ldr r2, [pc, #908] @ 796f8 │ │ │ │ + ldr r7, [r4, r2] │ │ │ │ ldr r6, [r7] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 76310 │ │ │ │ - ldr r3, [pc, #876] @ 76454 │ │ │ │ - ldr r2, [pc, #876] @ 76458 │ │ │ │ - ldr r5, [r4, r3] │ │ │ │ - ldr r3, [pc, #872] @ 7645c │ │ │ │ - ldr r1, [r5] │ │ │ │ + beq 795b8 │ │ │ │ + ldr r1, [pc, #892] @ 796fc │ │ │ │ + ldr r2, [pc, #892] @ 79700 │ │ │ │ + ldr r3, [pc, #892] @ 79704 │ │ │ │ + ldr r5, [r4, r1] │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r1, [r5] │ │ │ │ str r1, [r2, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 76120 │ │ │ │ + beq 793b8 │ │ │ │ mov r1, #47 @ 0x2f │ │ │ │ - bl 24b6c │ │ │ │ + bl 24a98 │ │ │ │ cmp r0, #0 │ │ │ │ mvnne r3, #0 │ │ │ │ strne r3, [r5] │ │ │ │ - ldr r3, [pc, #824] @ 76460 │ │ │ │ + ldr r3, [pc, #840] @ 79708 │ │ │ │ mov r2, #1 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ str r2, [r3] │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ add r0, r5, #656 @ 0x290 │ │ │ │ - bl 820c0 │ │ │ │ - ldr r3, [pc, #764] @ 76448 │ │ │ │ + bl 85cc0 │ │ │ │ + ldr r3, [pc, #764] @ 796f0 │ │ │ │ ldr r6, [r4, r3] │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 760ac │ │ │ │ + beq 79344 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, #29 │ │ │ │ str r3, [r5, #696] @ 0x2b8 │ │ │ │ - bl 607a8 │ │ │ │ - b 760ac │ │ │ │ - ldr r3, [pc, #748] @ 76464 │ │ │ │ + bl 62f4c │ │ │ │ + b 79344 │ │ │ │ + ldr r3, [pc, #748] @ 7970c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmn r3, #3 │ │ │ │ - beq 762c0 │ │ │ │ - ldr r2, [pc, #668] @ 76428 │ │ │ │ + beq 79568 │ │ │ │ + ldr r2, [pc, #668] @ 796d0 │ │ │ │ ldr r5, [r4, r2] │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #720] @ 76468 │ │ │ │ + ldr r3, [pc, #720] @ 79710 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmn r3, #3 │ │ │ │ strne r3, [r5, #8] │ │ │ │ - ldr r3, [pc, #704] @ 7646c │ │ │ │ + ldr r3, [pc, #704] @ 79714 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmn r3, #3 │ │ │ │ strne r3, [r5, #516] @ 0x204 │ │ │ │ - ldr r3, [pc, #688] @ 76470 │ │ │ │ + ldr r3, [pc, #688] @ 79718 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmn r3, #3 │ │ │ │ strne r3, [r5, #520] @ 0x208 │ │ │ │ - b 75f8c │ │ │ │ - ldr r1, [pc, #668] @ 76474 │ │ │ │ - ldr r0, [pc, #668] @ 76478 │ │ │ │ + b 7921c │ │ │ │ + ldr r1, [pc, #668] @ 7971c │ │ │ │ + ldr r0, [pc, #668] @ 79720 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #5 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ ldr r3, [r5] │ │ │ │ - mov r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ + mov r1, #0 │ │ │ │ mov r0, #2 │ │ │ │ - bl 75c04 │ │ │ │ - vmov.f32 s0, #8 @ 0x40400000 3.0 │ │ │ │ + bl 78e78 │ │ │ │ mov r1, #0 │ │ │ │ + vmov.f32 s0, #8 @ 0x40400000 3.0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 73a94 │ │ │ │ - b 75f70 │ │ │ │ - bne 75db8 │ │ │ │ - ldr r2, [pc, #428] @ 763c8 │ │ │ │ + bl 76c74 │ │ │ │ + b 79200 │ │ │ │ + bne 79048 │ │ │ │ + ldr r2, [pc, #428] @ 79670 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r3, [r2] │ │ │ │ - b 75db8 │ │ │ │ - ldr r6, [pc, #592] @ 7647c │ │ │ │ + b 79048 │ │ │ │ + ldr r6, [pc, #592] @ 79724 │ │ │ │ ldr r0, [r5] │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - bne 7633c │ │ │ │ - ldr r3, [pc, #568] @ 76480 │ │ │ │ + bne 795e4 │ │ │ │ + ldr r3, [pc, #568] @ 79728 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r6, [r3, #20] │ │ │ │ cmp r6, #0 │ │ │ │ - bne 762cc │ │ │ │ - ldr r0, [pc, #552] @ 76484 │ │ │ │ + bne 79574 │ │ │ │ + ldr r0, [pc, #552] @ 7972c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7a9ac │ │ │ │ + bl 7df58 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 76390 │ │ │ │ - ldr r1, [pc, #536] @ 76488 │ │ │ │ - ldr r0, [pc, #536] @ 7648c │ │ │ │ + bne 79638 │ │ │ │ + ldr r1, [pc, #536] @ 79730 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #532] @ 79734 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, #5 │ │ │ │ - bl 61ad8 │ │ │ │ - ldr r1, [pc, #508] @ 76490 │ │ │ │ + bl 6435c │ │ │ │ + ldr r1, [pc, #508] @ 79738 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 601e8 │ │ │ │ - b 75f70 │ │ │ │ + bl 628f8 │ │ │ │ + b 79200 │ │ │ │ mov r0, #26 │ │ │ │ - bl 7b684 │ │ │ │ - b 7605c │ │ │ │ - ldr r0, [pc, #480] @ 76494 │ │ │ │ + bl 7ed4c │ │ │ │ + b 792f4 │ │ │ │ + ldr r0, [pc, #480] @ 7973c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 21f74 │ │ │ │ + bl 21edc │ │ │ │ str r0, [r5] │ │ │ │ - b 75f5c │ │ │ │ - ldr r3, [pc, #352] @ 76428 │ │ │ │ + b 791ec │ │ │ │ + ldr r3, [pc, #352] @ 796d0 │ │ │ │ ldr r5, [r4, r3] │ │ │ │ - b 76190 │ │ │ │ - ldr r1, [pc, #452] @ 76498 │ │ │ │ - ldr r0, [pc, #452] @ 7649c │ │ │ │ + b 79438 │ │ │ │ + ldr r1, [pc, #452] @ 79740 │ │ │ │ + ldr r0, [pc, #452] @ 79744 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 761e0 │ │ │ │ - bl 7ae08 │ │ │ │ - b 7614c │ │ │ │ - ldr r0, [pc, #432] @ 764a0 │ │ │ │ + b 79488 │ │ │ │ + bl 7e3d8 │ │ │ │ + b 793f4 │ │ │ │ + ldr r0, [pc, #432] @ 79748 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 21f74 │ │ │ │ + bl 21edc │ │ │ │ str r0, [r5] │ │ │ │ - b 75d74 │ │ │ │ - ldr r0, [pc, #416] @ 764a4 │ │ │ │ + b 79004 │ │ │ │ + ldr r0, [pc, #416] @ 7974c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 21f74 │ │ │ │ + bl 21edc │ │ │ │ str r0, [r5] │ │ │ │ - b 75d88 │ │ │ │ - ldrd r0, [r0] │ │ │ │ + b 79018 │ │ │ │ + ldrd r0, [r3] │ │ │ │ mov r2, r6 │ │ │ │ - bl 7b384 │ │ │ │ + bl 7e9d8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, #8 │ │ │ │ - bl 5f55c │ │ │ │ + bl 61b8c │ │ │ │ mov r3, #1 │ │ │ │ - str r3, [r5, #1096] @ 0x448 │ │ │ │ str r6, [r7] │ │ │ │ str r0, [r5, #1092] @ 0x444 │ │ │ │ - b 760e0 │ │ │ │ - ldr r1, [pc, #356] @ 764a8 │ │ │ │ - ldr r0, [pc, #356] @ 764ac │ │ │ │ - add r1, pc, r1 │ │ │ │ + str r3, [r5, #1096] @ 0x448 │ │ │ │ + b 79378 │ │ │ │ + ldr r1, [pc, #356] @ 79750 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #352] @ 79754 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r1, #2 │ │ │ │ ldr r3, [r5] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl ab6e0 │ │ │ │ + bl b155c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 601e8 │ │ │ │ + bl 628f8 │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 7a9ac │ │ │ │ + bl 7df58 │ │ │ │ cmn r0, #2 │ │ │ │ - beq 761d0 │ │ │ │ + beq 79478 │ │ │ │ cmn r0, #1 │ │ │ │ - beq 76240 │ │ │ │ - b 75f70 │ │ │ │ + beq 794e8 │ │ │ │ + b 79200 │ │ │ │ + vmov.f32 s0, #8 @ 0x40400000 3.0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r6 │ │ │ │ - vmov.f32 s0, #8 @ 0x40400000 3.0 │ │ │ │ - bl 73a94 │ │ │ │ - b 76268 │ │ │ │ - @ instruction: 0x001654f0 │ │ │ │ - andseq r6, r5, ip, lsr #12 │ │ │ │ - andseq lr, r5, r8, lsr #4 │ │ │ │ - @ instruction: 0x001654d4 │ │ │ │ - andseq r4, r6, r0, asr #9 │ │ │ │ - eoreq r8, ip, r0, ror #10 │ │ │ │ - andeq r1, r0, r8, asr #23 │ │ │ │ - andeq r1, r0, r8, lsl r7 │ │ │ │ - ldrdeq r1, [r0], -r4 │ │ │ │ - andeq r1, r0, r8, ror r7 │ │ │ │ - @ instruction: 0x000016b4 │ │ │ │ + bl 76c74 │ │ │ │ + b 79510 │ │ │ │ + andseq r4, r7, r4, lsr #9 │ │ │ │ + @ instruction: 0x0016d1f0 │ │ │ │ + eoreq r5, lr, r4, lsl r3 │ │ │ │ + @ instruction: 0x001655dc │ │ │ │ + andseq r4, r7, r8, lsl #9 │ │ │ │ + andseq r3, r7, r8, ror r4 │ │ │ │ + @ instruction: 0x00001bb4 │ │ │ │ + andeq r1, r0, r4, lsl #14 │ │ │ │ + andeq r1, r0, r0, asr #25 │ │ │ │ + andeq r1, r0, r4, ror #14 │ │ │ │ + andeq r1, r0, r0, lsr #13 │ │ │ │ + andeq r1, r0, r0, ror #23 │ │ │ │ + ldrdeq r1, [r0], -ip │ │ │ │ + andeq r1, r0, r8, ror #22 │ │ │ │ + andeq r1, r0, r8, asr r8 │ │ │ │ + andeq r1, r0, r0, asr r8 │ │ │ │ + andeq r1, r0, r8, lsl #22 │ │ │ │ + andeq r1, r0, r0, lsl #21 │ │ │ │ + andeq r1, r0, r0, asr #15 │ │ │ │ + andeq r1, r0, r4, asr #20 │ │ │ │ + andseq r4, r7, r8, ror #4 │ │ │ │ + eoreq lr, lr, r0, asr #23 │ │ │ │ + andeq r1, r0, r0, lsr r7 │ │ │ │ + @ instruction: 0x000016b0 │ │ │ │ + andseq r4, r7, r0, lsl #6 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - strdeq r1, [r0], -r0 │ │ │ │ - andeq r1, r0, ip, ror fp │ │ │ │ - andeq r1, r0, ip, ror #16 │ │ │ │ - andeq r1, r0, r4, ror #16 │ │ │ │ - andeq r1, r0, ip, lsl fp │ │ │ │ - muleq r0, r4, sl │ │ │ │ + andeq r1, r0, r0, lsr #18 │ │ │ │ + andseq r4, r7, ip, ror #5 │ │ │ │ + andseq r4, r7, ip, ror #5 │ │ │ │ + @ instruction: 0x001742f8 │ │ │ │ + andeq r1, r0, r4, lsr #21 │ │ │ │ + eoreq r3, pc, ip, lsr #19 │ │ │ │ + andeq r1, r0, r8, lsr #19 │ │ │ │ + andeq r1, r0, r0, lsl #12 │ │ │ │ + andeq r1, r0, r8, lsr #17 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - andeq r1, r0, r8, asr sl │ │ │ │ - andseq r5, r6, r8, lsr #5 │ │ │ │ - eoreq r1, sp, r0, asr lr │ │ │ │ - andeq r1, r0, r4, asr #14 │ │ │ │ - andeq r1, r0, r8, lsl #18 │ │ │ │ - andeq r1, r0, r4, asr #13 │ │ │ │ - andseq r5, r6, ip, lsr r3 │ │ │ │ - andeq r1, r0, r4, lsr r9 │ │ │ │ - andseq r5, r6, ip, lsr #6 │ │ │ │ - andseq r5, r6, r4, asr #6 │ │ │ │ - andseq r5, r6, r0, asr #6 │ │ │ │ - @ instruction: 0x00001ab8 │ │ │ │ - eoreq r6, sp, ip, lsr ip │ │ │ │ - @ instruction: 0x000019bc │ │ │ │ - andeq r1, r0, r4, lsl r6 │ │ │ │ - @ instruction: 0x000018bc │ │ │ │ - eoreq r1, sp, ip, ror #26 │ │ │ │ - andeq r1, r0, r8, ror #13 │ │ │ │ - eoreq r6, sp, r8, asr #22 │ │ │ │ - eoreq r1, sp, r0, asr #25 │ │ │ │ - muleq r0, ip, r9 │ │ │ │ - eoreq r1, sp, r4, ror ip │ │ │ │ - andeq r1, r0, r0, ror #10 │ │ │ │ - eoreq r1, sp, r0, asr ip │ │ │ │ + strhteq lr, [lr], -r4 │ │ │ │ + eoreq r3, pc, ip, lsr #17 │ │ │ │ + eoreq lr, lr, r8, lsr #20 │ │ │ │ + andeq r1, r0, r8, lsl #19 │ │ │ │ + ldrdeq lr, [lr], -r8 @ │ │ │ │ + andeq r1, r0, ip, asr #10 │ │ │ │ + strhteq lr, [lr], -r4 │ │ │ │ + andeq r1, r0, r8, asr #22 │ │ │ │ + andeq r1, r0, ip, lsl #11 │ │ │ │ + strdeq r3, [pc], -r4 @ │ │ │ │ + andeq r1, r0, r8, lsl sp │ │ │ │ + strhteq r3, [pc], -r4 │ │ │ │ + andeq r1, r0, r8, lsr #16 │ │ │ │ + andeq r1, r0, ip, lsl #16 │ │ │ │ andeq r1, r0, ip, asr fp │ │ │ │ - andeq r1, r0, r0, lsr #11 │ │ │ │ - eoreq r6, sp, r8, lsl #21 │ │ │ │ - andeq r1, r0, ip, lsr #26 │ │ │ │ - eoreq r6, sp, r4, asr sl │ │ │ │ - andeq r1, r0, ip, lsr r8 │ │ │ │ - andeq r1, r0, r0, lsr #16 │ │ │ │ - andeq r1, r0, r0, ror fp │ │ │ │ - muleq r0, r8, r6 │ │ │ │ - mulseq r6, r8, r2 │ │ │ │ - andseq sp, r5, ip, ror sp │ │ │ │ - andseq r9, r8, r0, lsl #19 │ │ │ │ - eoreq r6, sp, r8, lsr r9 │ │ │ │ - andseq r5, r6, r0, lsl #1 │ │ │ │ - andseq r5, r6, ip, rrx │ │ │ │ - andseq sp, r5, r0, ror #25 │ │ │ │ - ldrheq r6, [r5], -r8 │ │ │ │ - @ instruction: 0x001898fc │ │ │ │ - andseq r4, r6, ip, ror #31 │ │ │ │ - andseq sp, r5, r0, lsl #25 │ │ │ │ - andseq r4, r6, ip, ror r5 │ │ │ │ - andseq r4, r6, ip, asr r5 │ │ │ │ - andseq r4, r6, r4, asr #30 │ │ │ │ - andseq sp, r5, ip, lsl #24 │ │ │ │ + andeq r1, r0, r4, lsl #13 │ │ │ │ + andseq r4, r7, r0, asr #4 │ │ │ │ + andseq ip, r6, r4, lsr #26 │ │ │ │ + andseq r8, r9, r8, lsr #18 │ │ │ │ + mlaeq pc, r0, r6, r3 @ │ │ │ │ + andseq r4, r7, r8, lsr #32 │ │ │ │ + andseq r4, r7, r4, lsl r0 │ │ │ │ + andseq ip, r6, r8, lsl #25 │ │ │ │ + andseq r5, r6, r0, rrx │ │ │ │ + andseq r8, r9, r4, lsr #17 │ │ │ │ + mulseq r7, r4, pc @ │ │ │ │ + andseq ip, r6, r8, lsr #24 │ │ │ │ + andseq r3, r7, r4, lsr #10 │ │ │ │ + andseq r3, r7, r4, lsl #10 │ │ │ │ + andseq r3, r7, r8, ror #29 │ │ │ │ + @ instruction: 0x0016cbb4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r3, [pc, #236] @ 765b4 │ │ │ │ - ldr r2, [pc, #236] @ 765b8 │ │ │ │ + ldr r3, [pc, #260] @ 7987c │ │ │ │ + mov r4, r0 │ │ │ │ + ldr r2, [pc, #256] @ 79880 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r5, [r3, r2] │ │ │ │ - mov r4, r0 │ │ │ │ - ldr r2, [r5] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 76518 │ │ │ │ - ldr r1, [pc, #212] @ 765bc │ │ │ │ - ldr r0, [pc, #212] @ 765c0 │ │ │ │ - add r1, pc, r1 │ │ │ │ + ldr r3, [r5] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 797c8 │ │ │ │ + ldr r1, [pc, #236] @ 79884 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #232] @ 79888 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - mov r1, #4 │ │ │ │ + bl 2481c │ │ │ │ mov r2, r0 │ │ │ │ + mov r1, #4 │ │ │ │ mov r0, #2 │ │ │ │ - bl ab6e0 │ │ │ │ + bl b155c │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 16f4c0 │ │ │ │ + bl 17e010 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ cmp r4, #0 │ │ │ │ - beq 7657c │ │ │ │ - ldr r1, [pc, #156] @ 765c4 │ │ │ │ - ldr r0, [pc, #156] @ 765c8 │ │ │ │ - add r1, pc, r1 │ │ │ │ + beq 7982c │ │ │ │ + ldr r1, [pc, #180] @ 7988c │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #176] @ 79890 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ + mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #4 │ │ │ │ - mov r2, r0 │ │ │ │ mov r0, #2 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r3, [pc, #120] @ 765cc │ │ │ │ + bl b155c │ │ │ │ + ldr r3, [pc, #144] @ 79894 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ addne r3, r3, #1120 @ 0x460 │ │ │ │ - vldrne s0, [r3, #12] │ │ │ │ vmoveq.f32 s0, #57 @ 0x41c80000 25.0 │ │ │ │ - bl 16d0d0 │ │ │ │ + vldrne s0, [r3, #12] │ │ │ │ + bl 17ba60 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r5] │ │ │ │ - beq 76584 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - b 37dec │ │ │ │ - ldr r1, [pc, #68] @ 765d0 │ │ │ │ - ldr r0, [pc, #68] @ 765d4 │ │ │ │ - add r1, pc, r1 │ │ │ │ + beq 79840 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ + add sp, sp, #16 │ │ │ │ + b 387ac │ │ │ │ + ldr r1, [pc, #80] @ 79898 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #76] @ 7989c │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #1 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - mov r2, r0 │ │ │ │ mov r0, #2 │ │ │ │ - b 75c04 │ │ │ │ - strdeq r7, [ip], -r8 @ │ │ │ │ - ldrdeq r1, [r0], -ip │ │ │ │ - @ instruction: 0x00164fb8 │ │ │ │ - andseq sp, r5, r8, ror #20 │ │ │ │ - andseq r4, r6, ip, lsl #31 │ │ │ │ - andseq sp, r5, r8, lsr #20 │ │ │ │ - strhteq r1, [sp], -r0 │ │ │ │ - andseq r1, r5, r0, asr #21 │ │ │ │ - andseq sp, r5, r4, asr #19 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ + add sp, sp, #16 │ │ │ │ + b 78e78 │ │ │ │ + eoreq r4, lr, r4, asr fp │ │ │ │ + andeq r1, r0, r8, asr #17 │ │ │ │ + andseq r3, r7, r4, asr pc │ │ │ │ + andseq ip, r6, r8, lsl #20 │ │ │ │ + andseq r3, r7, r8, lsr #30 │ │ │ │ + andseq ip, r6, r8, asr #19 │ │ │ │ + eoreq lr, lr, r0, lsl #10 │ │ │ │ + andseq r0, r6, r0, asr sl │ │ │ │ + andseq ip, r6, r8, asr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r4, [pc, #52] @ 76624 │ │ │ │ + ldr r4, [pc, #64] @ 79900 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r6, [r4, r0, lsl #2] │ │ │ │ ldr r0, [r6, #4] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [r6, #12] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ add r0, r6, #20 │ │ │ │ - bl 5f390 │ │ │ │ + bl 6199c │ │ │ │ ldr r0, [r4, r5, lsl #2] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ mov r3, #0 │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ str r3, [r4, r5, lsl #2] │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - eoreq r6, sp, r4, lsr #11 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldrdeq r3, [pc], -r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r3, [r0] │ │ │ │ mov r4, r1 │ │ │ │ - add r1, r1, r3 │ │ │ │ + ldr r1, [r0] │ │ │ │ mov r5, r0 │ │ │ │ - lsl r1, r1, #4 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ - bl 254a8 │ │ │ │ + add r1, r4, r1 │ │ │ │ + lsl r1, r1, #4 │ │ │ │ + bl 253d4 │ │ │ │ cmp r0, #0 │ │ │ │ - popeq {r4, r5, r6, pc} │ │ │ │ + beq 79984 │ │ │ │ ldr lr, [r5] │ │ │ │ str r0, [r5, #4] │ │ │ │ add r1, lr, r4 │ │ │ │ sub ip, r1, #1 │ │ │ │ cmp lr, ip │ │ │ │ - bgt 7669c │ │ │ │ + bgt 79980 │ │ │ │ add r3, r0, r1, lsl #4 │ │ │ │ mvn r2, #0 │ │ │ │ sub ip, ip, #1 │ │ │ │ - cmp lr, ip │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ sub r3, r3, #16 │ │ │ │ - ble 7667c │ │ │ │ + str r2, [r3] │ │ │ │ + cmp lr, ip │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + ble 79960 │ │ │ │ str r1, [r5] │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ - mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ - ldr r2, [pc, #416] @ 76864 │ │ │ │ - ldr r4, [r5] │ │ │ │ + ldr r2, [pc, #440] @ 79b78 │ │ │ │ + mov r5, r1 │ │ │ │ mov r9, r3 │ │ │ │ - ldr r3, [pc, #408] @ 76868 │ │ │ │ + sub sp, sp, #20 │ │ │ │ + ldr r3, [pc, #428] @ 79b7c │ │ │ │ + ldr r4, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #420] @ 79b80 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r8, [r4] │ │ │ │ - sub sp, sp, #20 │ │ │ │ - ldr r1, [pc, #392] @ 7686c │ │ │ │ + add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - tst r8, #128 @ 0x80 │ │ │ │ mov r3, #0 │ │ │ │ - add r1, pc, r1 │ │ │ │ + tst r8, #128 @ 0x80 │ │ │ │ str r3, [sp, #4] │ │ │ │ strh r3, [sp, #8] │ │ │ │ - bne 76760 │ │ │ │ + bne 79a74 │ │ │ │ subs r6, r6, #0 │ │ │ │ movne r6, #1 │ │ │ │ cmn r9, #1 │ │ │ │ movne r6, #0 │ │ │ │ cmp r6, #0 │ │ │ │ addeq r0, r4, r9 │ │ │ │ - bne 76754 │ │ │ │ + bne 79a68 │ │ │ │ str r0, [r5] │ │ │ │ - ldr r2, [pc, #324] @ 76870 │ │ │ │ - ldr r3, [pc, #312] @ 76868 │ │ │ │ + ldr r2, [pc, #344] @ 79b84 │ │ │ │ + ldr r3, [pc, #332] @ 79b7c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 76860 │ │ │ │ + bne 79b74 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #20 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov r0, r4 │ │ │ │ - bl 23024 │ │ │ │ - b 76720 │ │ │ │ + bl 22f74 │ │ │ │ + b 79a20 │ │ │ │ cmp r6, r3 │ │ │ │ - addeq r4, r4, r9 │ │ │ │ mov sl, r0 │ │ │ │ + addeq r4, r4, r9 │ │ │ │ add r7, sp, #4 │ │ │ │ strbeq r8, [sp, #4] │ │ │ │ streq r4, [r5] │ │ │ │ - bne 76818 │ │ │ │ - ldr r3, [pc, #240] @ 76874 │ │ │ │ + bne 79b2c │ │ │ │ + ldr r3, [pc, #240] @ 79b88 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, sl, lsl #2] │ │ │ │ ldr r9, [r3, #16] │ │ │ │ cmp r9, #0 │ │ │ │ - ble 76858 │ │ │ │ + ble 79b6c │ │ │ │ ldrb sl, [sp, #4] │ │ │ │ - ldr r4, [r3, #12] │ │ │ │ - and fp, sl, #63 @ 0x3f │ │ │ │ - lsr sl, sl, #6 │ │ │ │ - orr fp, fp, #128 @ 0x80 │ │ │ │ - orr sl, sl, #192 @ 0xc0 │ │ │ │ mvn r8, #0 │ │ │ │ mov r5, #0 │ │ │ │ - b 767c8 │ │ │ │ + ldr r4, [r3, #12] │ │ │ │ + lsr fp, sl, #6 │ │ │ │ + and sl, sl, #63 @ 0x3f │ │ │ │ + orr sl, sl, #128 @ 0x80 │ │ │ │ + orr fp, fp, #192 @ 0xc0 │ │ │ │ + b 79adc │ │ │ │ add r5, r5, #1 │ │ │ │ - cmp r5, r9 │ │ │ │ add r4, r4, #4 │ │ │ │ - beq 76724 │ │ │ │ + cmp r5, r9 │ │ │ │ + beq 79a24 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 249b0 │ │ │ │ + bl 248dc │ │ │ │ cmp r0, #0 │ │ │ │ - beq 76810 │ │ │ │ + beq 79b24 │ │ │ │ cmp r6, #0 │ │ │ │ - bne 767b8 │ │ │ │ + bne 79acc │ │ │ │ ldrb r3, [r4] │ │ │ │ - cmp r3, sl │ │ │ │ - bne 767b8 │ │ │ │ - ldrb r3, [r4, #1] │ │ │ │ cmp r3, fp │ │ │ │ - bne 767b8 │ │ │ │ + bne 79acc │ │ │ │ + ldrb r3, [r4, #1] │ │ │ │ + cmp r3, sl │ │ │ │ + bne 79acc │ │ │ │ ldrb r3, [r4, #2] │ │ │ │ cmp r3, #0 │ │ │ │ addeq r8, r5, #128 @ 0x80 │ │ │ │ - b 767b8 │ │ │ │ + b 79acc │ │ │ │ add r8, r5, #128 @ 0x80 │ │ │ │ - b 76724 │ │ │ │ - ldr r3, [pc, #88] @ 76878 │ │ │ │ + b 79a24 │ │ │ │ + ldr r3, [pc, #88] @ 79b8c │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ + mov r1, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrb r2, [r3, r8] │ │ │ │ mov r3, #6 │ │ │ │ - add r1, r4, r2 │ │ │ │ - str r1, [r5] │ │ │ │ - mov r1, r4 │ │ │ │ - bl 23c9c <__strncpy_chk@plt> │ │ │ │ + add ip, r4, r2 │ │ │ │ + str ip, [r5] │ │ │ │ + bl 23bd4 <__strncpy_chk@plt> │ │ │ │ cmn r9, #1 │ │ │ │ - bne 7677c │ │ │ │ + bne 79a90 │ │ │ │ mov r0, r4 │ │ │ │ - bl 23024 │ │ │ │ + bl 22f74 │ │ │ │ str r0, [r5] │ │ │ │ - b 7677c │ │ │ │ + b 79a90 │ │ │ │ mvn r8, #0 │ │ │ │ - b 76724 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - strdeq r7, [ip], -r4 @ │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq r7, ip, ip, asr #23 │ │ │ │ - mlaeq ip, r4, fp, r7 │ │ │ │ - eoreq r6, sp, r4, lsl r4 │ │ │ │ - andeq r1, r0, ip, lsr r9 │ │ │ │ + b 79a24 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eoreq r4, lr, r0, lsl #18 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + strdeq r4, [lr], -r0 @ │ │ │ │ + eoreq r4, lr, r4, lsr #17 │ │ │ │ + eoreq r3, pc, r0, lsl #2 │ │ │ │ + andeq r1, r0, r8, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ mov r4, r0 │ │ │ │ - add r1, r1, #128 @ 0x80 │ │ │ │ ldr r0, [r0, #12] │ │ │ │ + add r1, r1, #128 @ 0x80 │ │ │ │ lsl r1, r1, #2 │ │ │ │ - bl 254a8 │ │ │ │ + bl 253d4 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 768d0 │ │ │ │ + beq 79bec │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r1, #0 │ │ │ │ - add r0, r5, r0, lsl #2 │ │ │ │ str r5, [r4, #12] │ │ │ │ - bl 24368 │ │ │ │ + add r0, r5, r0, lsl #2 │ │ │ │ + bl 242a0 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r4, #8] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r6, [pc, #48] @ 76920 │ │ │ │ - mov r5, #0 │ │ │ │ - add r6, pc, r6 │ │ │ │ - sub r4, r6, #4 │ │ │ │ - add r6, r6, #96 @ 0x60 │ │ │ │ - ldr r3, [r4, #4]! │ │ │ │ - mov r0, r5 │ │ │ │ + ldr r5, [pc, #52] @ 79c54 │ │ │ │ + mov r4, #0 │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r3, [r5], #4 │ │ │ │ + mov r0, r4 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 76910 │ │ │ │ - bl 765d8 │ │ │ │ - cmp r4, r6 │ │ │ │ - add r5, r5, #1 │ │ │ │ - bne 768fc │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - eoreq r6, sp, r4, lsr #5 │ │ │ │ + beq 79c38 │ │ │ │ + bl 798a0 │ │ │ │ + add r4, r4, #1 │ │ │ │ + cmp r4, #25 │ │ │ │ + bne 79c24 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + eoreq r2, pc, r4, ror pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #3216] @ 0xc90 │ │ │ │ mov r6, r1 │ │ │ │ - ldr r1, [pc, #1212] @ 76dfc │ │ │ │ - ldr r2, [pc, #1212] @ 76e00 │ │ │ │ + ldr r1, [pc, #1256] @ 7a16c │ │ │ │ sub sp, sp, #844 @ 0x34c │ │ │ │ - add r1, pc, r1 │ │ │ │ + mov r5, #0 │ │ │ │ + ldr r2, [pc, #1248] @ 7a170 │ │ │ │ str r0, [sp, #28] │ │ │ │ - ldr r3, [pc, #1200] @ 76e04 │ │ │ │ + ldr r3, [pc, #1244] @ 7a174 │ │ │ │ + add r1, pc, r1 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r5, #0 │ │ │ │ + sub r3, r3, #4 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #836] @ 0x344 │ │ │ │ mov r2, #0 │ │ │ │ - b 76978 │ │ │ │ + b 79cc0 │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r5, #25 │ │ │ │ - beq 76db0 │ │ │ │ - ldr r2, [r3], #4 │ │ │ │ + beq 7a120 │ │ │ │ + ldr r2, [r3, #4]! │ │ │ │ cmp r2, #0 │ │ │ │ - bne 7696c │ │ │ │ + bne 79cb4 │ │ │ │ + ldr r7, [pc, #1188] @ 7a178 │ │ │ │ mov r1, #168 @ 0xa8 │ │ │ │ mov r0, #1 │ │ │ │ - bl 25460 │ │ │ │ - ldr r7, [pc, #1136] @ 76e08 │ │ │ │ - add r7, pc, r7 │ │ │ │ + bl 2538c │ │ │ │ cmp r0, #0 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r0, [r7, r5, lsl #2] │ │ │ │ - beq 76dc0 │ │ │ │ + beq 7a130 │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ mov r1, r6 │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ - bl 25400 │ │ │ │ + bl 2532c │ │ │ │ ldr r8, [r7, r5, lsl #2] │ │ │ │ mov r1, #256 @ 0x100 │ │ │ │ mov r0, r8 │ │ │ │ - bl 76628 │ │ │ │ + bl 79904 │ │ │ │ subs r4, r0, #0 │ │ │ │ mov r0, r8 │ │ │ │ - beq 76db8 │ │ │ │ - bl 7687c │ │ │ │ + beq 7a128 │ │ │ │ + bl 79b90 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 76dc8 │ │ │ │ + beq 7a138 │ │ │ │ add r4, sp, #324 @ 0x144 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r0, r4 │ │ │ │ - bl 25400 │ │ │ │ + bl 2532c │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 23e94 │ │ │ │ - ldr r1, [pc, #1028] @ 76e0c │ │ │ │ + bl 23dcc │ │ │ │ + ldr r1, [pc, #1068] @ 7a17c │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 23e94 │ │ │ │ - ldr r1, [pc, #1012] @ 76e10 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 23dcc │ │ │ │ + ldr r1, [pc, #1052] @ 7a180 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 2372c │ │ │ │ + bl 23664 │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 76dec │ │ │ │ - ldr sl, [pc, #992] @ 76e14 │ │ │ │ - ldr r3, [pc, #992] @ 76e18 │ │ │ │ + beq 7a15c │ │ │ │ + movw r3, #28009 @ 0x6d69 │ │ │ │ + movt r3, #26465 @ 0x6761 │ │ │ │ + ldr sl, [pc, #1024] @ 7a184 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r3, [pc, #1020] @ 7a188 │ │ │ │ add sl, pc, sl │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, #512 @ 0x200 │ │ │ │ mov r0, r4 │ │ │ │ - bl 80328 │ │ │ │ + bl 83e2c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 76d74 │ │ │ │ + beq 7a0d0 │ │ │ │ mov r2, #32 │ │ │ │ mov r1, #9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5fed0 │ │ │ │ + bl 62598 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5ff14 │ │ │ │ + bl 625dc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5ffb0 │ │ │ │ + bl 62678 │ │ │ │ ldrb r3, [sp, #324] @ 0x144 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 76a40 │ │ │ │ + beq 79d94 │ │ │ │ cmp r3, #34 @ 0x22 │ │ │ │ - ldrbeq r3, [sp, #325] @ 0x145 │ │ │ │ - add r8, sp, #36 @ 0x24 │ │ │ │ - subeq r3, r3, #61 @ 0x3d │ │ │ │ - mov r7, #32 │ │ │ │ - clzeq r3, r3 │ │ │ │ + movne fp, #1 │ │ │ │ movne r3, #0 │ │ │ │ - lsreq r3, r3, #5 │ │ │ │ + bne 79dfc │ │ │ │ + ldrb r3, [sp, #325] @ 0x145 │ │ │ │ + sub r3, r3, #61 @ 0x3d │ │ │ │ + clz r3, r3 │ │ │ │ + lsr r3, r3, #5 │ │ │ │ + add fp, r3, #1 │ │ │ │ + mov r7, #32 │ │ │ │ + add r8, sp, #36 @ 0x24 │ │ │ │ mov r2, #61 @ 0x3d │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - addeq fp, r3, #1 │ │ │ │ - movne fp, #1 │ │ │ │ add r6, sp, #68 @ 0x44 │ │ │ │ - bl 60050 │ │ │ │ + bl 62738 │ │ │ │ mov r3, #256 @ 0x100 │ │ │ │ mov r2, #61 @ 0x3d │ │ │ │ - str r3, [sp] │ │ │ │ mov r1, r6 │ │ │ │ - mov r3, fp │ │ │ │ mov r0, r4 │ │ │ │ - bl 60050 │ │ │ │ + str r3, [sp] │ │ │ │ + mov r3, fp │ │ │ │ + bl 62738 │ │ │ │ ldrb r2, [sp, #36] @ 0x24 │ │ │ │ cmp r2, #34 @ 0x22 │ │ │ │ - beq 76b78 │ │ │ │ + beq 79ed0 │ │ │ │ + ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r2, [pc, #804] @ 76e1c │ │ │ │ cmp r3, r2 │ │ │ │ - bne 76a40 │ │ │ │ + bne 79d94 │ │ │ │ ldrh r3, [r8, #4] │ │ │ │ cmp r3, #101 @ 0x65 │ │ │ │ - bne 76a40 │ │ │ │ + bne 79d94 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r0, r4 │ │ │ │ - bl 25400 │ │ │ │ - mov r2, #512 @ 0x200 │ │ │ │ + bl 2532c │ │ │ │ mov r1, r6 │ │ │ │ + mov r2, #512 @ 0x200 │ │ │ │ mov r0, r4 │ │ │ │ - bl 23e94 │ │ │ │ - ldr r2, [pc, #752] @ 76e20 │ │ │ │ + bl 23dcc │ │ │ │ + ldr r2, [pc, #772] @ 7a18c │ │ │ │ mov r3, r4 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #7 │ │ │ │ mov r0, #2 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r3, [pc, #732] @ 76e24 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r3, [pc, #752] @ 7a190 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r3, r5, lsl #2] │ │ │ │ add r1, r1, #20 │ │ │ │ - bl 78eac │ │ │ │ + bl 7c36c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 76a40 │ │ │ │ + beq 79d94 │ │ │ │ mov r0, r5 │ │ │ │ - bl 765d8 │ │ │ │ + bl 798a0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 2294c │ │ │ │ + bl 228a8 │ │ │ │ mvn r0, #3 │ │ │ │ - b 76d84 │ │ │ │ + b 7a0e0 │ │ │ │ ldrb r3, [sp, #37] @ 0x25 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 76cc8 │ │ │ │ + bne 7a020 │ │ │ │ mov r3, #61 @ 0x3d │ │ │ │ mov r7, #976 @ 0x3d0 │ │ │ │ strb r3, [sp, #36] @ 0x24 │ │ │ │ mov fp, #512 @ 0x200 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - str fp, [sp] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ - bl 60050 │ │ │ │ + str fp, [sp] │ │ │ │ + bl 62738 │ │ │ │ ldr r3, [sl, r5, lsl #2] │ │ │ │ mov r2, #10 │ │ │ │ - ldr r3, [r3, #4] │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ + ldr r3, [r3, #4] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 233b4 │ │ │ │ + bl 232f8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r0, [r3, r7] │ │ │ │ mov r0, r6 │ │ │ │ - str fp, [sp] │ │ │ │ mov r3, #1 │ │ │ │ - bl 60050 │ │ │ │ + str fp, [sp] │ │ │ │ + bl 62738 │ │ │ │ ldr r3, [sl, r5, lsl #2] │ │ │ │ mov r2, #10 │ │ │ │ - ldr r3, [r3, #4] │ │ │ │ mov r1, #0 │ │ │ │ - add r3, r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ + ldr r3, [r3, #4] │ │ │ │ + add r3, r3, r7 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 233b4 │ │ │ │ + bl 232f8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r0, [r3, #4] │ │ │ │ mov r0, r6 │ │ │ │ - str fp, [sp] │ │ │ │ mov r3, #2 │ │ │ │ - bl 60050 │ │ │ │ + str fp, [sp] │ │ │ │ + bl 62738 │ │ │ │ ldr r3, [sl, r5, lsl #2] │ │ │ │ mov r2, #10 │ │ │ │ - ldr r3, [r3, #4] │ │ │ │ mov r1, #0 │ │ │ │ - add r3, r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ + ldr r3, [r3, #4] │ │ │ │ + add r3, r3, r7 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 233b4 │ │ │ │ + bl 232f8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r0, [r3, #8] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #3 │ │ │ │ str fp, [sp] │ │ │ │ - bl 60050 │ │ │ │ + bl 62738 │ │ │ │ ldr fp, [sl, r5, lsl #2] │ │ │ │ mov r2, #10 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r6, [fp, #4] │ │ │ │ - bl 233b4 │ │ │ │ - ldr r1, [fp, #4] │ │ │ │ - add r6, r6, r7 │ │ │ │ - add r2, r1, r7 │ │ │ │ + bl 232f8 │ │ │ │ + ldr lr, [fp, #4] │ │ │ │ mov r3, r8 │ │ │ │ - str r0, [r6, #12] │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ - str r0, [sp, #12] │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - str r0, [sp, #8] │ │ │ │ - ldr r2, [r2, #4] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - ldr r2, [r1, r7] │ │ │ │ - str r2, [sp] │ │ │ │ mov r1, #7 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ + add r6, r6, r7 │ │ │ │ + add ip, lr, r7 │ │ │ │ + str r0, [r6, #12] │ │ │ │ mov r0, #2 │ │ │ │ - bl ab6e0 │ │ │ │ - b 76a40 │ │ │ │ + ldr r6, [ip, #12] │ │ │ │ + str r6, [sp, #12] │ │ │ │ + ldr r6, [ip, #8] │ │ │ │ + str r6, [sp, #8] │ │ │ │ + ldr ip, [ip, #4] │ │ │ │ + str ip, [sp, #4] │ │ │ │ + ldr ip, [lr, r7] │ │ │ │ + str ip, [sp] │ │ │ │ + bl b155c │ │ │ │ + b 79d94 │ │ │ │ cmp r3, #34 @ 0x22 │ │ │ │ - moveq r3, #0 │ │ │ │ - moveq r7, #544 @ 0x220 │ │ │ │ - strbeq r3, [sp, #37] @ 0x25 │ │ │ │ - beq 76b90 │ │ │ │ - str r7, [sp] │ │ │ │ + bne 7a038 │ │ │ │ + mov r3, #0 │ │ │ │ + mov r7, #544 @ 0x220 │ │ │ │ + strb r3, [sp, #37] @ 0x25 │ │ │ │ + b 79ee8 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r8 │ │ │ │ + str r7, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 60050 │ │ │ │ + bl 62738 │ │ │ │ ldrb r7, [sp, #36] @ 0x24 │ │ │ │ tst r7, #128 @ 0x80 │ │ │ │ - beq 76de0 │ │ │ │ - ldr r3, [pc, #292] @ 76e28 │ │ │ │ + beq 7a150 │ │ │ │ + ldr r3, [pc, #308] @ 7a194 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r3, r5, lsl #2] │ │ │ │ ldr r3, [r7, #16] │ │ │ │ tst r3, #127 @ 0x7f │ │ │ │ - bne 76d3c │ │ │ │ + bne 7a098 │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ mov r0, r7 │ │ │ │ - bl 76628 │ │ │ │ + bl 79904 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 76a40 │ │ │ │ + beq 79d94 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7687c │ │ │ │ + bl 79b90 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 76a40 │ │ │ │ + beq 79d94 │ │ │ │ ldr r3, [r7, #16] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ mov r2, #4 │ │ │ │ - add r0, r0, r3, lsl #2 │ │ │ │ mov r1, r8 │ │ │ │ - bl 23d68 │ │ │ │ - ldr r3, [pc, #212] @ 76e2c │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + add r0, r0, r3, lsl #2 │ │ │ │ + bl 23ca0 │ │ │ │ + ldr r3, [pc, #228] @ 7a198 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r5, lsl #2] │ │ │ │ ldr r7, [r3, #16] │ │ │ │ add r2, r7, #1 │ │ │ │ add r7, r7, #128 @ 0x80 │ │ │ │ lsl r7, r7, #4 │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 76b90 │ │ │ │ + b 79ee8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 2294c │ │ │ │ + bl 228a8 │ │ │ │ mov r0, r6 │ │ │ │ - ldr r2, [pc, #164] @ 76e30 │ │ │ │ - ldr r3, [pc, #112] @ 76e00 │ │ │ │ + ldr r2, [pc, #180] @ 7a19c │ │ │ │ + ldr r3, [pc, #132] @ 7a170 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #836] @ 0x344 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 76de8 │ │ │ │ + bne 7a158 │ │ │ │ add sp, sp, #844 @ 0x34c │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mvn r0, #1 │ │ │ │ - b 76d84 │ │ │ │ - bl 24c8c │ │ │ │ + b 7a0e0 │ │ │ │ + bl 24bb8 │ │ │ │ str r4, [r7, r5, lsl #2] │ │ │ │ mvn r0, #0 │ │ │ │ - b 76d84 │ │ │ │ + b 7a0e0 │ │ │ │ ldr r0, [r8, #4] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [r7, r5, lsl #2] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ str r4, [r7, r5, lsl #2] │ │ │ │ - b 76dc0 │ │ │ │ + b 7a130 │ │ │ │ lsl r7, r7, #4 │ │ │ │ - b 76b90 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ + b 79ee8 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ mov r0, r5 │ │ │ │ - bl 765d8 │ │ │ │ + bl 798a0 │ │ │ │ mvn r0, #2 │ │ │ │ - b 76d84 │ │ │ │ - eoreq r7, ip, ip, ror r9 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq r6, sp, r0, asr #4 │ │ │ │ - eoreq r6, sp, r0, lsl #4 │ │ │ │ - andseq r4, r6, ip, asr #21 │ │ │ │ - andseq r4, r5, r8, lsl r6 │ │ │ │ - eoreq r6, sp, r0, ror #2 │ │ │ │ - andseq r4, r6, r4, lsr #21 │ │ │ │ - strbvs r6, [r1, -r9, ror #26]! │ │ │ │ - @ instruction: 0x001649dc │ │ │ │ - eoreq r6, sp, ip, asr #32 │ │ │ │ - mlaeq sp, r4, lr, r5 │ │ │ │ - eoreq r5, sp, r0, asr #28 │ │ │ │ - eoreq r7, ip, r4, lsr r5 │ │ │ │ + b 7a0e0 │ │ │ │ + eoreq r4, lr, ip, lsr r6 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + strdeq r2, [pc], -r8 @ │ │ │ │ + strhteq r2, [pc], -r4 │ │ │ │ + @ instruction: 0x001739d0 │ │ │ │ + andseq r3, r6, r0, lsr #10 │ │ │ │ + eoreq r2, pc, ip, lsl #28 │ │ │ │ + andseq r3, r7, r0, lsr #19 │ │ │ │ + andseq r3, r7, ip, asr #17 │ │ │ │ + strdeq r2, [pc], -r4 @ │ │ │ │ + eoreq r2, pc, r8, lsr fp @ │ │ │ │ + eoreq r2, pc, r4, ror #21 │ │ │ │ + eoreq r4, lr, r8, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r5, [pc, #64] @ 76e8c │ │ │ │ + ldr r5, [pc, #80] @ 7a210 │ │ │ │ + mov r4, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r5, pc, r5 │ │ │ │ - mov r4, #0 │ │ │ │ - ldr r3, [r5], #4 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + ldr r3, [r5, #4]! │ │ │ │ mov r0, r6 │ │ │ │ cmp r3, #0 │ │ │ │ add r1, r3, #40 @ 0x28 │ │ │ │ - beq 76e74 │ │ │ │ - bl 251c0 │ │ │ │ + beq 7a1ec │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - beq 76e84 │ │ │ │ + beq 7a1fc │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #25 │ │ │ │ - bne 76e54 │ │ │ │ + bne 7a1cc │ │ │ │ mvn r4, #0 │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - eoreq r5, sp, r8, asr #26 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldrdeq r2, [pc], -r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr ip, [pc, #240] @ 76f98 │ │ │ │ - ldr r3, [pc, #240] @ 76f9c │ │ │ │ - add ip, pc, ip │ │ │ │ + ldr ip, [pc, #256] @ 7a338 │ │ │ │ mov r7, r1 │ │ │ │ - ldr r3, [ip, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ - mov r4, r0 │ │ │ │ mov r2, #0 │ │ │ │ mvn r1, #0 │ │ │ │ + ldr r3, [pc, #240] @ 7a33c │ │ │ │ + mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 24674 │ │ │ │ + bl 245ac │ │ │ │ ldrb r5, [r7] │ │ │ │ str r7, [sp] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 76f64 │ │ │ │ - ldr r8, [pc, #176] @ 76fa0 │ │ │ │ + beq 7a2f4 │ │ │ │ + ldr r8, [pc, #192] @ 7a340 │ │ │ │ mov r6, r0 │ │ │ │ - add r8, pc, r8 │ │ │ │ mov r5, #0 │ │ │ │ mov r7, sp │ │ │ │ - b 76f24 │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 7a2b4 │ │ │ │ add r0, r2, r0, lsl #4 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmn r3, #1 │ │ │ │ - beq 76f48 │ │ │ │ + beq 7a2d8 │ │ │ │ add r5, r5, r3 │ │ │ │ ldr r3, [sp] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 76f64 │ │ │ │ + beq 7a2f4 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 766a4 │ │ │ │ + bl 79994 │ │ │ │ ldr r3, [r8, r4, lsl #2] │ │ │ │ - ldr r2, [r3, #4] │ │ │ │ cmn r0, #1 │ │ │ │ - bne 76f00 │ │ │ │ + ldr r2, [r3, #4] │ │ │ │ + bne 7a290 │ │ │ │ ldr r3, [r2, #520] @ 0x208 │ │ │ │ cmn r3, #1 │ │ │ │ - bne 76f10 │ │ │ │ + bne 7a2a0 │ │ │ │ ldr r3, [sp] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 76f24 │ │ │ │ - ldr r2, [pc, #56] @ 76fa4 │ │ │ │ - ldr r3, [pc, #44] @ 76f9c │ │ │ │ + bne 7a2b4 │ │ │ │ + ldr r2, [pc, #72] @ 7a344 │ │ │ │ + ldr r3, [pc, #60] @ 7a33c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 76f94 │ │ │ │ + bne 7a334 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq r7, ip, r8, lsl r4 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq r5, sp, r4, lsr #25 │ │ │ │ - eoreq r7, ip, r4, asr r3 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eoreq r4, lr, r0, lsl #1 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eoreq r2, pc, ip, lsl #18 │ │ │ │ + ldrdeq r3, [lr], -r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ - str r2, [sp, #28] │ │ │ │ - mov r3, r1 │ │ │ │ + mov r5, r1 │ │ │ │ + ldr r3, [pc, #1304] @ 7a890 │ │ │ │ mov r1, r2 │ │ │ │ - ldr r2, [pc, #1280] @ 774d0 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - ldr r3, [pc, #1276] @ 774d4 │ │ │ │ + mov fp, r0 │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r2, [pc, #1292] @ 7a894 │ │ │ │ + ldr r6, [r0, #60] @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r5, [r0, #60] @ 0x3c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - mov fp, r0 │ │ │ │ - mov r0, r5 │ │ │ │ + mov r0, r6 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ - bl 76e90 │ │ │ │ + bl 7a214 │ │ │ │ subs r3, r0, #0 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - beq 771d0 │ │ │ │ - ldr r8, [pc, #1228] @ 774d8 │ │ │ │ - ldr r6, [sp, #28] │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [r8, r5, lsl #2] │ │ │ │ - mov r0, r6 │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ + str r3, [sp, #28] │ │ │ │ + beq 7a578 │ │ │ │ + ldr r9, [pc, #1248] @ 7a898 │ │ │ │ mov r2, #0 │ │ │ │ mvn r1, #0 │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ ldr r4, [fp, #12] │ │ │ │ - str r3, [sp, #8] │ │ │ │ - bl 24674 │ │ │ │ - str r6, [sp, #40] @ 0x28 │ │ │ │ - ldrb r6, [r6] │ │ │ │ - cmp r6, #0 │ │ │ │ - mov r7, r0 │ │ │ │ - beq 770a8 │ │ │ │ - mov r6, #0 │ │ │ │ - add r9, sp, #40 @ 0x28 │ │ │ │ - b 7707c │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r3, [r9, r6, lsl #2] │ │ │ │ + mov r0, r7 │ │ │ │ + ldr r3, [r3, #20] │ │ │ │ + str r3, [sp, #12] │ │ │ │ + bl 245ac │ │ │ │ + str r7, [sp, #40] @ 0x28 │ │ │ │ + mov r8, r0 │ │ │ │ + ldrb r7, [r7] │ │ │ │ + cmp r7, #0 │ │ │ │ + beq 7a454 │ │ │ │ + mov r7, #0 │ │ │ │ + add sl, sp, #40 @ 0x28 │ │ │ │ + b 7a428 │ │ │ │ add r3, r2, r0, lsl #4 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ cmn r1, #1 │ │ │ │ - beq 770a0 │ │ │ │ + beq 7a44c │ │ │ │ ldr r3, [r3, #12] │ │ │ │ - cmp r6, r3 │ │ │ │ - movlt r6, r3 │ │ │ │ + cmp r7, r3 │ │ │ │ + movlt r7, r3 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 770a8 │ │ │ │ + beq 7a454 │ │ │ │ mov r3, #1 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r1, r9 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 766a4 │ │ │ │ - ldr r3, [r8, r5, lsl #2] │ │ │ │ - ldr r2, [r3, #4] │ │ │ │ + mov r2, r8 │ │ │ │ + mov r1, sl │ │ │ │ + mov r0, r6 │ │ │ │ + bl 79994 │ │ │ │ + ldr r3, [r9, r6, lsl #2] │ │ │ │ cmn r0, #1 │ │ │ │ - bne 77050 │ │ │ │ + ldr r2, [r3, #4] │ │ │ │ + bne 7a3fc │ │ │ │ add r3, r2, #512 @ 0x200 │ │ │ │ - b 77060 │ │ │ │ + b 7a40c │ │ │ │ ldr r3, [fp, #16] │ │ │ │ - cmp r3, r6 │ │ │ │ - bne 77160 │ │ │ │ + cmp r3, r7 │ │ │ │ + bne 7a508 │ │ │ │ ldr r3, [fp, #36] @ 0x24 │ │ │ │ - str r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 77178 │ │ │ │ - ldr r3, [pc, #1040] @ 774dc │ │ │ │ + str r3, [sp, #16] │ │ │ │ + beq 7a520 │ │ │ │ + ldr r3, [pc, #1060] @ 7a89c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r3, [r3, r5, lsl #2] │ │ │ │ + ldr r3, [r3, r6, lsl #2] │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [fp, #32] │ │ │ │ lsrs r3, r3, #2 │ │ │ │ - beq 77108 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ + beq 7a4b4 │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ mvn r0, #65280 @ 0xff00 │ │ │ │ sub r2, r3, #4 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [r2, #4]! │ │ │ │ - ldr r1, [fp, #32] │ │ │ │ add r3, r3, #1 │ │ │ │ + ldr r1, [fp, #32] │ │ │ │ cmp r3, r1, lsr #2 │ │ │ │ - bcc 770f4 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ + bcc 7a4a0 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ cmp r3, r4 │ │ │ │ - bgt 7720c │ │ │ │ + bgt 7a5c4 │ │ │ │ ldr r3, [fp, #64] @ 0x40 │ │ │ │ cmp r3, #1 │ │ │ │ - beq 774b8 │ │ │ │ + beq 7a87c │ │ │ │ cmp r3, #2 │ │ │ │ - beq 77200 │ │ │ │ - ldr r6, [sp, #28] │ │ │ │ + beq 7a5bc │ │ │ │ + ldr r5, [sp, #8] │ │ │ │ mov r2, #0 │ │ │ │ mvn r1, #0 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 24674 │ │ │ │ - ldrb r3, [r6] │ │ │ │ - str r6, [sp, #40] @ 0x28 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 245ac │ │ │ │ + ldrb r3, [r5] │ │ │ │ + str r0, [sp, #20] │ │ │ │ + str r5, [sp, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ - movne r3, #0 │ │ │ │ - strne r3, [sp, #20] │ │ │ │ - str r0, [sp, #16] │ │ │ │ - bne 77234 │ │ │ │ + movne r5, #0 │ │ │ │ + bne 7a5ec │ │ │ │ add r0, fp, #20 │ │ │ │ - b 771d4 │ │ │ │ + b 7a57c │ │ │ │ add r0, fp, #20 │ │ │ │ - bl 5f390 │ │ │ │ + bl 6199c │ │ │ │ ldr r3, [fp, #36] @ 0x24 │ │ │ │ - str r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 770c4 │ │ │ │ - mul r0, r6, r4 │ │ │ │ - str r6, [fp, #16] │ │ │ │ - lsl r0, r0, #2 │ │ │ │ - cmp r0, #0 │ │ │ │ - str r6, [fp, #24] │ │ │ │ + str r3, [sp, #16] │ │ │ │ + bne 7a470 │ │ │ │ + mul r0, r7, r4 │ │ │ │ str r4, [fp, #12] │ │ │ │ + str r7, [fp, #16] │ │ │ │ str r4, [fp, #20] │ │ │ │ + lsl r0, r0, #2 │ │ │ │ + str r7, [fp, #24] │ │ │ │ + cmp r0, #0 │ │ │ │ str r0, [fp, #32] │ │ │ │ - beq 771d0 │ │ │ │ + beq 7a578 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [fp, #28] │ │ │ │ - bl 24020 │ │ │ │ + bl 23f58 │ │ │ │ cmp r0, #0 │ │ │ │ - str r0, [sp, #12] │ │ │ │ + str r0, [sp, #16] │ │ │ │ str r0, [fp, #36] @ 0x24 │ │ │ │ - beq 771d0 │ │ │ │ - ldr r3, [pc, #800] @ 774e0 │ │ │ │ + beq 7a578 │ │ │ │ + ldr r3, [pc, #824] @ 7a8a0 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r3, [r3, r5, lsl #2] │ │ │ │ + ldr r3, [r3, r6, lsl #2] │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ str r3, [sp, #24] │ │ │ │ - b 770e4 │ │ │ │ + b 7a490 │ │ │ │ mov r0, #0 │ │ │ │ - ldr r2, [pc, #776] @ 774e4 │ │ │ │ - ldr r3, [pc, #756] @ 774d4 │ │ │ │ + ldr r2, [pc, #800] @ 7a8a4 │ │ │ │ + ldr r3, [pc, #776] @ 7a890 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 774cc │ │ │ │ + bne 7a88c │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - sub r3, r4, r3 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - ldr r6, [sp, #28] │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + sub r5, r4, r3 │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ mov r2, #0 │ │ │ │ mvn r1, #0 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 24674 │ │ │ │ - ldrb r3, [r6] │ │ │ │ - str r6, [sp, #40] @ 0x28 │ │ │ │ + mov r0, r7 │ │ │ │ + bl 245ac │ │ │ │ + ldrb r3, [r7] │ │ │ │ + str r0, [sp, #20] │ │ │ │ + str r7, [sp, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ - str r0, [sp, #16] │ │ │ │ - beq 7735c │ │ │ │ - ldr sl, [pc, #684] @ 774e8 │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - str fp, [sp, #36] @ 0x24 │ │ │ │ - ldr r6, [sp, #20] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ + beq 7a720 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + mov r7, r5 │ │ │ │ + lsl r8, r4, #2 │ │ │ │ + str fp, [sp, #32] │ │ │ │ + ldr sl, [pc, #676] @ 7a8a8 │ │ │ │ + str r5, [sp, #36] @ 0x24 │ │ │ │ + ldr r5, [sp, #20] │ │ │ │ + lsl r9, r3, #2 │ │ │ │ + add r3, sp, #40 @ 0x28 │ │ │ │ + mov fp, r3 │ │ │ │ add sl, pc, sl │ │ │ │ - lsl r8, r3, #2 │ │ │ │ - lsl r7, r4, #2 │ │ │ │ - add r9, sp, #40 @ 0x28 │ │ │ │ - b 7728c │ │ │ │ + b 7a64c │ │ │ │ add r0, r3, r0, lsl #4 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ cmn r2, #1 │ │ │ │ - beq 772b0 │ │ │ │ - cmp r6, #0 │ │ │ │ - bge 772c8 │ │ │ │ - add r2, r2, r6 │ │ │ │ - mov r6, r2 │ │ │ │ + beq 7a670 │ │ │ │ + cmp r7, #0 │ │ │ │ + bge 7a688 │ │ │ │ + add r2, r2, r7 │ │ │ │ + mov r7, r2 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 77358 │ │ │ │ + beq 7a718 │ │ │ │ mov r3, #1 │ │ │ │ - mov r2, fp │ │ │ │ - mov r1, r9 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 766a4 │ │ │ │ - ldr r3, [sl, r5, lsl #2] │ │ │ │ - ldr r3, [r3, #4] │ │ │ │ + mov r2, r5 │ │ │ │ + mov r1, fp │ │ │ │ + mov r0, r6 │ │ │ │ + bl 79994 │ │ │ │ + ldr r3, [sl, r6, lsl #2] │ │ │ │ cmn r0, #1 │ │ │ │ - bne 7725c │ │ │ │ + ldr r3, [r3, #4] │ │ │ │ + bne 7a61c │ │ │ │ ldr r2, [r3, #520] @ 0x208 │ │ │ │ cmn r2, #1 │ │ │ │ - beq 7727c │ │ │ │ - cmp r6, #0 │ │ │ │ + beq 7a63c │ │ │ │ + cmp r7, #0 │ │ │ │ add r0, r3, #512 @ 0x200 │ │ │ │ - blt 77274 │ │ │ │ + blt 7a634 │ │ │ │ ldr lr, [r0, #12] │ │ │ │ cmp lr, #0 │ │ │ │ - ble 77274 │ │ │ │ + ble 7a634 │ │ │ │ ldm r0, {r1, r3} │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ cmp r2, #0 │ │ │ │ + mov ip, #0 │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ mla r1, r3, r0, r1 │ │ │ │ + ldr r0, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ - sub r1, r1, r6 │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ + sub r1, r1, r7 │ │ │ │ add r1, r3, r1, lsl #2 │ │ │ │ - mov ip, #0 │ │ │ │ - bgt 77318 │ │ │ │ + bgt 7a6d8 │ │ │ │ add ip, ip, #1 │ │ │ │ + add r1, r1, r9 │ │ │ │ cmp lr, ip │ │ │ │ - add r1, r1, r8 │ │ │ │ - add r0, r0, r7 │ │ │ │ - beq 77274 │ │ │ │ + add r0, r0, r8 │ │ │ │ + beq 7a634 │ │ │ │ cmp r2, #0 │ │ │ │ - ble 772fc │ │ │ │ - add r2, r2, r6 │ │ │ │ - mov r3, r6 │ │ │ │ + ble 7a6bc │ │ │ │ + add r2, r2, r7 │ │ │ │ + mov r3, r7 │ │ │ │ str ip, [sp, #4] │ │ │ │ cmp r4, r3 │ │ │ │ ldrgt ip, [r1, r3, lsl #2] │ │ │ │ strgt ip, [r0, r3, lsl #2] │ │ │ │ add r3, r3, #1 │ │ │ │ - cmp r2, r3 │ │ │ │ - bne 77324 │ │ │ │ + cmp r3, r2 │ │ │ │ + bne 7a6e4 │ │ │ │ ldr ip, [sp, #4] │ │ │ │ - add r1, r1, r8 │ │ │ │ + add r1, r1, r9 │ │ │ │ + add r0, r0, r8 │ │ │ │ add ip, ip, #1 │ │ │ │ cmp ip, lr │ │ │ │ - add r0, r0, r7 │ │ │ │ - bne 7731c │ │ │ │ - b 77278 │ │ │ │ - ldr fp, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - cmp r3, #0 │ │ │ │ - ble 77158 │ │ │ │ + bne 7a6dc │ │ │ │ + b 7a638 │ │ │ │ + ldr fp, [sp, #32] │ │ │ │ + ldr r5, [sp, #36] @ 0x24 │ │ │ │ + cmp r5, #0 │ │ │ │ + ble 7a500 │ │ │ │ ldr r3, [fp, #12] │ │ │ │ - ldr r2, [sp, #32] │ │ │ │ + ldr r2, [sp, #28] │ │ │ │ cmp r3, r2 │ │ │ │ - bge 77158 │ │ │ │ - ldr r8, [sp, #28] │ │ │ │ - mov r0, r8 │ │ │ │ - bl 240d4 │ │ │ │ - add r3, r8, r0 │ │ │ │ - cmp r3, r8 │ │ │ │ + bge 7a500 │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + mov r0, r7 │ │ │ │ + bl 2400c │ │ │ │ + add r3, r7, r0 │ │ │ │ + cmp r3, r7 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - bls 77158 │ │ │ │ - ldr sl, [pc, #336] @ 774ec │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - str fp, [sp, #28] │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ + bls 7a500 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + ldr sl, [pc, #332] @ 7a8ac │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ lsl r7, r3, #2 │ │ │ │ - lsl r6, r4, #2 │ │ │ │ - add r9, sp, #40 @ 0x28 │ │ │ │ - b 773e0 │ │ │ │ + add r3, sp, #40 @ 0x28 │ │ │ │ + add sl, pc, sl │ │ │ │ + str r3, [sp, #4] │ │ │ │ + str fp, [sp, #16] │ │ │ │ + b 7a7a0 │ │ │ │ add r0, r2, r0, lsl #4 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmn r3, #1 │ │ │ │ - beq 77404 │ │ │ │ - subs r2, fp, r3 │ │ │ │ - bpl 7741c │ │ │ │ - mov fp, r2 │ │ │ │ + beq 7a7c4 │ │ │ │ + subs r5, r5, r3 │ │ │ │ + bpl 7a7dc │ │ │ │ + ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ - cmp r3, r8 │ │ │ │ - bls 774ac │ │ │ │ - ldr r2, [sp, #16] │ │ │ │ + cmp r3, r2 │ │ │ │ + bls 7a870 │ │ │ │ + ldr r1, [sp, #4] │ │ │ │ mvn r3, #0 │ │ │ │ - mov r1, r9 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 766a4 │ │ │ │ - ldr r3, [sl, r5, lsl #2] │ │ │ │ - ldr r2, [r3, #4] │ │ │ │ + mov r0, r6 │ │ │ │ + ldr r2, [sp, #20] │ │ │ │ + bl 79994 │ │ │ │ + ldr r3, [sl, r6, lsl #2] │ │ │ │ cmn r0, #1 │ │ │ │ - bne 773b8 │ │ │ │ + ldr r2, [r3, #4] │ │ │ │ + bne 7a778 │ │ │ │ ldr r3, [r2, #520] @ 0x208 │ │ │ │ cmn r3, #1 │ │ │ │ - beq 773d4 │ │ │ │ + beq 7a790 │ │ │ │ + subs r5, r5, r3 │ │ │ │ add r0, r2, #512 @ 0x200 │ │ │ │ - subs r2, fp, r3 │ │ │ │ - bmi 773d0 │ │ │ │ - ldr lr, [r0, #12] │ │ │ │ - cmp lr, #0 │ │ │ │ - ble 773d0 │ │ │ │ - ldm r0, {r1, ip} │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ + bmi 7a790 │ │ │ │ + ldr r9, [r0, #12] │ │ │ │ + cmp r9, #0 │ │ │ │ + ble 7a790 │ │ │ │ + ldm r0, {r1, r2} │ │ │ │ cmp r3, #0 │ │ │ │ - mla r1, ip, r0, r1 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - sub r1, r1, r2 │ │ │ │ - add r1, r0, r1, lsl #2 │ │ │ │ + sub fp, r3, #1 │ │ │ │ + mov lr, r5 │ │ │ │ mov ip, #0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bgt 7746c │ │ │ │ + mla r1, r2, r0, r1 │ │ │ │ + ldr r2, [sp, #24] │ │ │ │ + add r1, r2, r1, lsl #2 │ │ │ │ + bgt 7a82c │ │ │ │ add ip, ip, #1 │ │ │ │ - cmp lr, ip │ │ │ │ + add lr, lr, r4 │ │ │ │ + cmp r9, ip │ │ │ │ add r1, r1, r7 │ │ │ │ - add r0, r0, r6 │ │ │ │ - beq 773d0 │ │ │ │ + beq 7a790 │ │ │ │ cmp r3, #0 │ │ │ │ - ble 77450 │ │ │ │ - sub fp, fp, #1 │ │ │ │ + ble 7a810 │ │ │ │ + add r0, r8, lr, lsl #2 │ │ │ │ mov r3, fp │ │ │ │ - str ip, [sp, #4] │ │ │ │ - cmp r3, r4 │ │ │ │ - ldrlt ip, [r1, r3, lsl #2] │ │ │ │ - strlt ip, [r0, r3, lsl #2] │ │ │ │ - cmp r2, r3 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - bne 77478 │ │ │ │ - ldr ip, [sp, #4] │ │ │ │ - add r1, r1, r7 │ │ │ │ + add r2, r5, r3 │ │ │ │ + cmp r2, r4 │ │ │ │ + ldrlt r2, [r1, r3, lsl #2] │ │ │ │ + strlt r2, [r0, r3, lsl #2] │ │ │ │ + subs r3, r3, #1 │ │ │ │ + bcs 7a834 │ │ │ │ add ip, ip, #1 │ │ │ │ - cmp ip, lr │ │ │ │ - add r0, r0, r6 │ │ │ │ - bne 77470 │ │ │ │ - b 773d0 │ │ │ │ - ldr fp, [sp, #28] │ │ │ │ + add lr, lr, r4 │ │ │ │ + cmp ip, r9 │ │ │ │ + add r1, r1, r7 │ │ │ │ + bne 7a82c │ │ │ │ + ldr r2, [sp, #8] │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + cmp r3, r2 │ │ │ │ + bhi 7a7a0 │ │ │ │ + ldr fp, [sp, #16] │ │ │ │ add r0, fp, #20 │ │ │ │ - b 771d4 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - sub r3, r4, r3 │ │ │ │ - asr r3, r3, #1 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - b 7720c │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq r7, ip, ip, ror #5 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq r5, sp, r8, lsl #23 │ │ │ │ - eoreq r5, sp, ip, asr #21 │ │ │ │ - ldrdeq r5, [sp], -r8 @ │ │ │ │ - eoreq r7, ip, r4, ror #1 │ │ │ │ - eoreq r5, sp, ip, asr #18 │ │ │ │ - strdeq r5, [sp], -r4 @ │ │ │ │ + b 7a57c │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + sub r5, r4, r3 │ │ │ │ + asr r5, r5, #1 │ │ │ │ + b 7a5c4 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eoreq r3, lr, r8, asr #30 │ │ │ │ + ldrdeq r2, [pc], -r0 @ │ │ │ │ + eoreq r2, pc, r0, lsr #14 │ │ │ │ + eoreq r2, pc, r0, lsr r6 @ │ │ │ │ + eoreq r3, lr, ip, asr #26 │ │ │ │ + eoreq r2, pc, r0, lsl #11 │ │ │ │ + eoreq r2, pc, ip, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r0, r1, r2, r3} │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #3560] @ 0xde8 │ │ │ │ + ldr lr, [pc, #184] @ 7a988 │ │ │ │ sub sp, sp, #528 @ 0x210 │ │ │ │ - ldr r0, [sp, #536] @ 0x218 │ │ │ │ - add r1, sp, #540 @ 0x21c │ │ │ │ - ldr ip, [pc, #164] @ 775bc │ │ │ │ - strd r0, [sp] │ │ │ │ - ldr r0, [pc, #160] @ 775c0 │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r0, [ip, r0] │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ + add r1, sp, #540 @ 0x21c │ │ │ │ add r4, sp, #12 │ │ │ │ - ldr r0, [r0] │ │ │ │ - str r0, [sp, #524] @ 0x20c │ │ │ │ - mov r0, #0 │ │ │ │ + ldr ip, [pc, #168] @ 7a98c │ │ │ │ mov r2, #1 │ │ │ │ - str r1, [sp, #8] │ │ │ │ + ldr r0, [sp, #536] @ 0x218 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [lr, ip] │ │ │ │ + ldr ip, [ip] │ │ │ │ + str ip, [sp, #524] @ 0x20c │ │ │ │ + mov ip, #0 │ │ │ │ + strd r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ + str r1, [sp, #8] │ │ │ │ mov r1, r3 │ │ │ │ - bl 24920 <__vsnprintf_chk@plt> │ │ │ │ - ldr r1, [pc, #112] @ 775c4 │ │ │ │ - ldr r0, [pc, #112] @ 775c8 │ │ │ │ - add r1, pc, r1 │ │ │ │ + bl 2484c <__vsnprintf_chk@plt> │ │ │ │ + ldr r1, [pc, #120] @ 7a990 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #116] @ 7a994 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r3, [pc, #96] @ 775cc │ │ │ │ + bl 2481c │ │ │ │ + ldr r3, [pc, #104] @ 7a998 │ │ │ │ + mov r2, r0 │ │ │ │ mov r1, #1 │ │ │ │ + mov r0, #2 │ │ │ │ + str r4, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ - str r4, [sp] │ │ │ │ - mov r2, r0 │ │ │ │ - mov r0, #2 │ │ │ │ - bl 75c04 │ │ │ │ - ldr r2, [pc, #68] @ 775d0 │ │ │ │ - ldr r3, [pc, #48] @ 775c0 │ │ │ │ + bl 78e78 │ │ │ │ + ldr r2, [pc, #76] @ 7a99c │ │ │ │ + ldr r3, [pc, #56] @ 7a98c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #524] @ 0x20c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 775b8 │ │ │ │ + bne 7a984 │ │ │ │ add sp, sp, #528 @ 0x210 │ │ │ │ - pop {r4, lr} │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + add sp, sp, #8 │ │ │ │ add sp, sp, #16 │ │ │ │ bx lr │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq r6, ip, r4, lsr #27 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - @ instruction: 0x00163fd0 │ │ │ │ - @ instruction: 0x0015c9fc │ │ │ │ - eoreq r5, sp, ip, lsl #13 │ │ │ │ - eoreq r6, ip, r4, lsr sp │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eoreq r3, lr, r8, ror #19 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + andseq r2, r7, r8, asr lr │ │ │ │ + andseq fp, r6, r8, lsl #17 │ │ │ │ + strhteq r2, [pc], -ip │ │ │ │ + eoreq r3, lr, r0, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ + strd r4, [sp, #-20]! @ 0xffffffec │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str lr, [sp, #16] │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r6, [pc, #188] @ 776a8 │ │ │ │ - ldr r7, [pc, #188] @ 776ac │ │ │ │ + ldr r6, [pc, #192] @ 7aa80 │ │ │ │ + sub sp, sp, #12 │ │ │ │ + ldr r7, [pc, #188] @ 7aa84 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ - sub sp, sp, #12 │ │ │ │ - cmp r3, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ - beq 77634 │ │ │ │ - ldr r1, [pc, #164] @ 776b0 │ │ │ │ - ldr r0, [pc, #164] @ 776b4 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 7aa14 │ │ │ │ + ldr r1, [pc, #168] @ 7aa88 │ │ │ │ + mov r2, #5 │ │ │ │ + ldr r0, [pc, #164] @ 7aa8c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r2, #5 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ add r1, r6, #8 │ │ │ │ - bl 774f0 │ │ │ │ + bl 7a8b0 │ │ │ │ mov r5, #1 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + add sp, sp, #16 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov r4, r0 │ │ │ │ - bl 5fe70 │ │ │ │ - ldr r1, [pc, #116] @ 776b8 │ │ │ │ + bl 62538 │ │ │ │ + ldr r1, [pc, #108] @ 7aa90 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ subs r5, r0, #0 │ │ │ │ - bne 77684 │ │ │ │ - ldr r3, [pc, #100] @ 776bc │ │ │ │ - ldr r2, [pc, #100] @ 776c0 │ │ │ │ + bne 7aa5c │ │ │ │ + ldr r3, [pc, #92] @ 7aa94 │ │ │ │ + mov r0, #2 │ │ │ │ + ldr r2, [pc, #88] @ 7aa98 │ │ │ │ ldr r1, [r7, r3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r4, [sp] │ │ │ │ add r3, r6, #8 │ │ │ │ + str r4, [sp] │ │ │ │ + add r2, pc, r2 │ │ │ │ str r1, [r6, #4] │ │ │ │ - mov r0, #2 │ │ │ │ mov r1, #7 │ │ │ │ - bl ab6e0 │ │ │ │ - mov r0, r5 │ │ │ │ - add sp, sp, #12 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ - ldr r1, [pc, #56] @ 776c4 │ │ │ │ - ldr r0, [pc, #56] @ 776c8 │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r2, #5 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - mov r1, r4 │ │ │ │ - bl 774f0 │ │ │ │ - b 77624 │ │ │ │ - eoreq r5, sp, ip, lsl #12 │ │ │ │ - eoreq r6, ip, r4, asr #25 │ │ │ │ - andseq r3, r6, r4, asr #30 │ │ │ │ - andseq ip, r5, r8, asr #18 │ │ │ │ - andseq r3, r6, r8, lsr pc │ │ │ │ - andeq r1, r0, r4, lsl r6 │ │ │ │ - andseq r3, r6, r8, lsr #30 │ │ │ │ - andseq r3, r6, r8, lsl #30 │ │ │ │ - andseq ip, r5, r4, asr #17 │ │ │ │ + bl b155c │ │ │ │ + b 7a9fc │ │ │ │ + ldr r1, [pc, #56] @ 7aa9c │ │ │ │ + mov r2, #5 │ │ │ │ + ldr r0, [pc, #52] @ 7aaa0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl 2481c │ │ │ │ + mov r1, r4 │ │ │ │ + bl 7a8b0 │ │ │ │ + b 7a9f8 │ │ │ │ + eoreq r2, pc, r4, lsr r2 @ │ │ │ │ + eoreq r3, lr, r4, lsl #18 │ │ │ │ + @ instruction: 0x00172dbc │ │ │ │ + andseq fp, r6, r0, asr #15 │ │ │ │ + andseq r2, r7, r8, lsr #27 │ │ │ │ + andeq r1, r0, r0, lsl #12 │ │ │ │ + andseq r2, r7, ip, lsl #27 │ │ │ │ + andseq r2, r7, ip, ror sp │ │ │ │ + andseq fp, r6, ip, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, lr} │ │ │ │ + strd r4, [sp, #-12]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #8] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r1 │ │ │ │ - ldr r1, [pc, #440] @ 778a0 │ │ │ │ + ldr r1, [pc, #460] @ 7ac90 │ │ │ │ sub sp, sp, #12 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 251c0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - bne 77758 │ │ │ │ + bne 7ab40 │ │ │ │ mov r1, #44 @ 0x2c │ │ │ │ mov r0, r5 │ │ │ │ - bl 24b6c │ │ │ │ + bl 24a98 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 77750 │ │ │ │ - ldr r1, [pc, #396] @ 778a4 │ │ │ │ - ldr r0, [pc, #396] @ 778a8 │ │ │ │ + beq 7ab30 │ │ │ │ + ldr r1, [pc, #416] @ 7ac94 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #412] @ 7ac98 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r3, [pc, #380] @ 778ac │ │ │ │ - ldr ip, [pc, #380] @ 778b0 │ │ │ │ + bl 2481c │ │ │ │ + ldr r3, [pc, #400] @ 7ac9c │ │ │ │ + mov r2, r0 │ │ │ │ + ldr ip, [pc, #396] @ 7aca0 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ - mov r2, r0 │ │ │ │ - ldr r3, [r3] │ │ │ │ mov r1, #4 │ │ │ │ mov r0, #2 │ │ │ │ - stm sp, {r4, ip} │ │ │ │ - bl ab6e0 │ │ │ │ + str r4, [sp] │ │ │ │ + ldr r3, [r3] │ │ │ │ + str ip, [sp, #4] │ │ │ │ + bl b155c │ │ │ │ add sp, sp, #12 │ │ │ │ - pop {r4, r5, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #8 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #36 @ 0x24 │ │ │ │ - beq 77800 │ │ │ │ - ldr r1, [pc, #328] @ 778b4 │ │ │ │ + beq 7abf0 │ │ │ │ + ldr r1, [pc, #336] @ 7aca4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - bne 77790 │ │ │ │ + bne 7ab78 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - beq 77870 │ │ │ │ - ldr r1, [pc, #288] @ 778b8 │ │ │ │ + beq 7ac60 │ │ │ │ + ldr r1, [pc, #296] @ 7aca8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - beq 777c0 │ │ │ │ - ldr r1, [pc, #268] @ 778bc │ │ │ │ + beq 7aba8 │ │ │ │ + ldr r1, [pc, #276] @ 7acac │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - bne 77750 │ │ │ │ - ldr r1, [pc, #248] @ 778c0 │ │ │ │ - ldr r0, [pc, #248] @ 778c4 │ │ │ │ - add r1, pc, r1 │ │ │ │ + bne 7ab30 │ │ │ │ + ldr r1, [pc, #256] @ 7acb0 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #252] @ 7acb4 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r3, [pc, #232] @ 778c8 │ │ │ │ + bl 2481c │ │ │ │ + ldr r3, [pc, #240] @ 7acb8 │ │ │ │ + mov r2, r0 │ │ │ │ mov r1, #4 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r3, [r3] │ │ │ │ strd r4, [sp] │ │ │ │ - mov r2, r0 │ │ │ │ mov r0, #2 │ │ │ │ - bl ab6e0 │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + bl b155c │ │ │ │ add sp, sp, #12 │ │ │ │ - pop {r4, r5, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #8 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #108 @ 0x6c │ │ │ │ - bne 77764 │ │ │ │ + bne 7ab4c │ │ │ │ ldrb r3, [r4, #2] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 77764 │ │ │ │ + bne 7ab4c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 21800 │ │ │ │ + bl 21768 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 77750 │ │ │ │ + beq 7ab30 │ │ │ │ cmp r5, r0 │ │ │ │ - beq 77840 │ │ │ │ + beq 7ac30 │ │ │ │ ldrb r3, [r0, #-1] │ │ │ │ cmp r3, #36 @ 0x24 │ │ │ │ - beq 77750 │ │ │ │ - ldr r1, [pc, #132] @ 778cc │ │ │ │ - ldr r0, [pc, #132] @ 778d0 │ │ │ │ + beq 7ab30 │ │ │ │ + ldr r1, [pc, #132] @ 7acbc │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #128] @ 7acc0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r3, [pc, #116] @ 778d4 │ │ │ │ - ldr ip, [pc, #116] @ 778d8 │ │ │ │ + bl 2481c │ │ │ │ + ldr r3, [pc, #116] @ 7acc4 │ │ │ │ + mov r2, r0 │ │ │ │ + ldr ip, [pc, #112] @ 7acc8 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ - mov r2, r0 │ │ │ │ - b 7773c │ │ │ │ - ldr r1, [pc, #100] @ 778dc │ │ │ │ - ldr r0, [pc, #100] @ 778e0 │ │ │ │ + b 7ab18 │ │ │ │ + ldr r1, [pc, #100] @ 7accc │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #96] @ 7acd0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r3, [pc, #84] @ 778e4 │ │ │ │ - ldr ip, [pc, #84] @ 778e8 │ │ │ │ + bl 2481c │ │ │ │ + ldr r3, [pc, #84] @ 7acd4 │ │ │ │ + mov r2, r0 │ │ │ │ + ldr ip, [pc, #80] @ 7acd8 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ - mov r2, r0 │ │ │ │ - b 7773c │ │ │ │ - andseq r3, r6, r0, asr #29 │ │ │ │ - mulseq r6, r4, lr │ │ │ │ - andseq ip, r5, r8, lsr r8 │ │ │ │ - eoreq r5, sp, r8, asr #9 │ │ │ │ - andseq r3, r6, r0, asr #29 │ │ │ │ - andseq ip, r5, ip, lsl r6 │ │ │ │ - andseq pc, r7, r0, asr #18 │ │ │ │ - andseq r3, r6, r8, asr lr │ │ │ │ - andseq r3, r6, r8, ror #27 │ │ │ │ - andseq ip, r5, r8, lsl #15 │ │ │ │ - eoreq r5, sp, r8, lsl r4 │ │ │ │ - andseq r3, r6, r4, ror #26 │ │ │ │ - andseq ip, r5, r8, lsl #14 │ │ │ │ - mlaeq sp, r8, r3, r5 │ │ │ │ - andseq r3, r6, r0, lsr #27 │ │ │ │ - andseq r3, r6, r4, lsr sp │ │ │ │ - @ instruction: 0x0015c6d8 │ │ │ │ - eoreq r5, sp, r8, ror #6 │ │ │ │ - andseq ip, r5, r0, lsl #10 │ │ │ │ + b 7ab18 │ │ │ │ + andseq r2, r7, r0, lsr sp │ │ │ │ + andseq r2, r7, r8, lsl #26 │ │ │ │ + andseq fp, r6, ip, lsr #13 │ │ │ │ + eoreq r2, pc, r8, ror #1 │ │ │ │ + andseq r2, r7, r0, lsr sp │ │ │ │ + andseq fp, r6, r4, lsl #9 │ │ │ │ + andseq lr, r8, r8, lsr #15 │ │ │ │ + andseq r2, r7, r0, asr #25 │ │ │ │ + andseq r2, r7, ip, asr #24 │ │ │ │ + @ instruction: 0x0016b5f0 │ │ │ │ + eoreq r2, pc, r4, lsr #32 │ │ │ │ + andseq r2, r7, r4, asr #23 │ │ │ │ + andseq fp, r6, r8, ror #10 │ │ │ │ + eoreq r1, pc, r4, lsr #31 │ │ │ │ + @ instruction: 0x00172bfc │ │ │ │ + mulseq r7, r4, fp │ │ │ │ + andseq fp, r6, r8, lsr r5 │ │ │ │ + eoreq r1, pc, r4, ror pc @ │ │ │ │ + andseq fp, r6, ip, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r5, [pc, #124] @ 77980 │ │ │ │ - ldr r6, [pc, #124] @ 77984 │ │ │ │ + ldr r5, [pc, #140] @ 7ad8c │ │ │ │ + mov r7, r1 │ │ │ │ + mov r2, #512 @ 0x200 │ │ │ │ + mov r1, r0 │ │ │ │ + ldr r6, [pc, #128] @ 7ad90 │ │ │ │ add r5, pc, r5 │ │ │ │ add r4, r5, #40 @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ add r6, pc, r6 │ │ │ │ - mov r1, r0 │ │ │ │ - mov r2, #512 @ 0x200 │ │ │ │ mov r0, r4 │ │ │ │ - bl 25400 │ │ │ │ + bl 2532c │ │ │ │ mov r1, r6 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r0, r4 │ │ │ │ - bl 23e94 │ │ │ │ + bl 23dcc │ │ │ │ mov r1, r7 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r0, r4 │ │ │ │ - bl 23e94 │ │ │ │ + bl 23dcc │ │ │ │ mov r1, r6 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r0, r4 │ │ │ │ - bl 23e94 │ │ │ │ + bl 23dcc │ │ │ │ mov r1, r4 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ add r0, r5, #552 @ 0x228 │ │ │ │ - bl 25400 │ │ │ │ - ldr r1, [pc, #28] @ 77988 │ │ │ │ + bl 2532c │ │ │ │ + ldr r1, [pc, #44] @ 7ad94 │ │ │ │ + mov r0, r4 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ add r1, pc, r1 │ │ │ │ + bl 23dcc │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ - bl 23e94 │ │ │ │ - mov r0, r4 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - strdeq r5, [sp], -r4 @ │ │ │ │ - andseq lr, r7, ip, lsl r2 │ │ │ │ - andseq ip, r5, r0, lsr #22 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + eoreq r1, pc, ip, ror #29 │ │ │ │ + andseq sp, r8, r8, rrx │ │ │ │ + andseq fp, r6, r0, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, lr} │ │ │ │ + strd r4, [sp, #-12]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #8] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r5, [pc, #532] @ 77bb8 │ │ │ │ + ldr r5, [pc, #548] @ 7afd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 77b30 │ │ │ │ + beq 7af50 │ │ │ │ ldrb r3, [r5, #1064] @ 0x428 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 77ac4 │ │ │ │ - ldr r5, [pc, #500] @ 77bbc │ │ │ │ + bne 7aedc │ │ │ │ + ldr r5, [pc, #516] @ 7afdc │ │ │ │ mov r4, r0 │ │ │ │ + bl 62538 │ │ │ │ + mov r0, r4 │ │ │ │ add r5, pc, r5 │ │ │ │ - bl 5fe70 │ │ │ │ mov r1, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - beq 77af0 │ │ │ │ - ldr r1, [pc, #468] @ 77bc0 │ │ │ │ + beq 7af10 │ │ │ │ + ldr r1, [pc, #484] @ 7afe0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - bne 77a70 │ │ │ │ - ldr r3, [pc, #448] @ 77bc4 │ │ │ │ + bne 7ae88 │ │ │ │ + ldr r3, [pc, #464] @ 7afe4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ add r0, r2, #2176 @ 0x880 │ │ │ │ mov ip, r0 │ │ │ │ - add ip, ip, #8 │ │ │ │ add r0, r0, #4 │ │ │ │ - ldr r3, [pc, #424] @ 77bc8 │ │ │ │ + add ip, ip, #8 │ │ │ │ + ldr r3, [pc, #440] @ 7afe8 │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r3, #1056 @ 0x420 │ │ │ │ + mov r4, r3 │ │ │ │ add r5, r5, #8 │ │ │ │ str r2, [r3, #1096] @ 0x448 │ │ │ │ - str r0, [r3, #1100] @ 0x44c │ │ │ │ mov r2, #32 │ │ │ │ + str r0, [r3, #1100] @ 0x44c │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r3, #1104] @ 0x450 │ │ │ │ - mov r4, r3 │ │ │ │ - bl 25400 │ │ │ │ - ldr r2, [pc, #380] @ 77bcc │ │ │ │ + bl 2532c │ │ │ │ + ldr r2, [pc, #396] @ 7afec │ │ │ │ mov r1, #7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r0, #2 │ │ │ │ add r3, r4, #8 │ │ │ │ + mov r0, #2 │ │ │ │ str r5, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ - pop {r4, r5, pc} │ │ │ │ - ldr r1, [pc, #344] @ 77bd0 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #8 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r1, [pc, #352] @ 7aff0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - beq 77b18 │ │ │ │ - ldr r1, [pc, #324] @ 77bd4 │ │ │ │ + beq 7af38 │ │ │ │ + ldr r1, [pc, #332] @ 7aff4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - bne 77b54 │ │ │ │ - ldr r3, [pc, #304] @ 77bd8 │ │ │ │ + bne 7af74 │ │ │ │ + ldr r3, [pc, #312] @ 7aff8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ add r0, r2, #11392 @ 0x2c80 │ │ │ │ - mov ip, r0 │ │ │ │ add r2, r2, #1016 @ 0x3f8 │ │ │ │ + mov ip, r0 │ │ │ │ add r0, r0, #8 │ │ │ │ add ip, ip, #16 │ │ │ │ - b 77a18 │ │ │ │ - ldr r1, [pc, #272] @ 77bdc │ │ │ │ - ldr r0, [pc, #272] @ 77be0 │ │ │ │ + b 7ae28 │ │ │ │ + ldr r1, [pc, #280] @ 7affc │ │ │ │ + mov r2, #5 │ │ │ │ + ldr r0, [pc, #276] @ 7b000 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r2, #5 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ add r1, r5, #8 │ │ │ │ - bl 774f0 │ │ │ │ + bl 7a8b0 │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ - pop {r4, r5, pc} │ │ │ │ - ldr r3, [pc, #236] @ 77be4 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #8 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r3, [pc, #236] @ 7b004 │ │ │ │ mov r1, r4 │ │ │ │ + mov r0, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr r2, [r3] │ │ │ │ ldrh r3, [r3, #4] │ │ │ │ - str r0, [r4] │ │ │ │ + str r2, [r4] │ │ │ │ strh r3, [r4, #4] │ │ │ │ - mov r0, r5 │ │ │ │ - bl 776cc │ │ │ │ - b 779e4 │ │ │ │ - ldr r3, [pc, #200] @ 77be8 │ │ │ │ + bl 7aaa4 │ │ │ │ + b 7adf4 │ │ │ │ + ldr r3, [pc, #200] @ 7b008 │ │ │ │ mov ip, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ add r2, r2, #512 @ 0x200 │ │ │ │ - b 77a18 │ │ │ │ - ldr r1, [pc, #180] @ 77bec │ │ │ │ - ldr r0, [pc, #180] @ 77bf0 │ │ │ │ - add r1, pc, r1 │ │ │ │ + b 7ae28 │ │ │ │ + ldr r1, [pc, #180] @ 7b00c │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #176] @ 7b010 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ add r1, r5, #8 │ │ │ │ - bl 774f0 │ │ │ │ - b 77ae4 │ │ │ │ - ldr r1, [pc, #152] @ 77bf4 │ │ │ │ + bl 7a8b0 │ │ │ │ + b 7aefc │ │ │ │ + ldr r1, [pc, #152] @ 7b014 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - bne 77b94 │ │ │ │ - ldr r3, [pc, #132] @ 77bf8 │ │ │ │ + bne 7afb4 │ │ │ │ + ldr r3, [pc, #132] @ 7b018 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [r3, #4] │ │ │ │ add r0, ip, #20480 @ 0x5000 │ │ │ │ add r2, ip, #1520 @ 0x5f0 │ │ │ │ mov ip, r0 │ │ │ │ add r2, r2, #8 │ │ │ │ add r0, r0, #144 @ 0x90 │ │ │ │ add ip, ip, #152 @ 0x98 │ │ │ │ - b 77a18 │ │ │ │ - ldr r1, [pc, #96] @ 77bfc │ │ │ │ - ldr r0, [pc, #96] @ 77c00 │ │ │ │ - add r1, pc, r1 │ │ │ │ + b 7ae28 │ │ │ │ + ldr r1, [pc, #96] @ 7b01c │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #92] @ 7b020 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r4 │ │ │ │ - bl 774f0 │ │ │ │ - b 77ae4 │ │ │ │ - eoreq r5, sp, r4, asr r2 │ │ │ │ - andseq pc, r7, r0, lsl r7 @ │ │ │ │ - @ instruction: 0x00151af0 │ │ │ │ - strdeq r5, [sp], -r8 @ │ │ │ │ - ldrdeq r5, [sp], -r8 @ │ │ │ │ - andseq r3, r6, r4, ror #23 │ │ │ │ - andseq r2, r5, r4, lsl #26 │ │ │ │ - andseq ip, r5, r8, ror #18 │ │ │ │ - eoreq r5, sp, r4, asr r1 │ │ │ │ - andseq r3, r6, r4, lsl #21 │ │ │ │ - andseq ip, r5, r8, lsl #9 │ │ │ │ - andseq r2, r5, r4, lsl #25 │ │ │ │ - ldrdeq r5, [sp], -r8 @ │ │ │ │ - @ instruction: 0x00163adc │ │ │ │ - andseq ip, r5, r8, lsl r4 │ │ │ │ - @ instruction: 0x001656f8 │ │ │ │ - eoreq r5, sp, r8, lsl #1 │ │ │ │ - @ instruction: 0x001639f8 │ │ │ │ - @ instruction: 0x0015c3b4 │ │ │ │ + bl 7a8b0 │ │ │ │ + b 7aefc │ │ │ │ + eoreq r1, pc, r4, asr #28 │ │ │ │ + andseq lr, r8, r8, asr #10 │ │ │ │ + andseq r0, r6, r0, lsr r9 │ │ │ │ + eoreq r1, pc, r8, ror #27 │ │ │ │ + eoreq r1, pc, r8, asr #27 │ │ │ │ + andseq r2, r7, r8, lsl sl │ │ │ │ + andseq r1, r6, ip, lsr fp │ │ │ │ + andseq fp, r6, r0, lsr #15 │ │ │ │ + eoreq r1, pc, ip, lsr sp @ │ │ │ │ + @ instruction: 0x001728b8 │ │ │ │ + @ instruction: 0x0016b2bc │ │ │ │ + @ instruction: 0x00161ab0 │ │ │ │ + strhteq r1, [pc], -r8 │ │ │ │ + andseq r2, r7, r8, lsl #18 │ │ │ │ + andseq fp, r6, r8, asr #4 │ │ │ │ + andseq r4, r7, r8, lsr #10 │ │ │ │ + eoreq r1, pc, r8, ror #24 │ │ │ │ + andseq r2, r7, r4, lsr #16 │ │ │ │ + andseq fp, r6, r4, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r1, [pc, #184] @ 77cd4 │ │ │ │ + ldr r1, [pc, #200] @ 7b108 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldrb r3, [r1, #1064] @ 0x428 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 77c98 │ │ │ │ - ldr r3, [pc, #164] @ 77cd8 │ │ │ │ + beq 7b0b4 │ │ │ │ + ldr r3, [pc, #180] @ 7b10c │ │ │ │ add r1, r1, #1056 @ 0x420 │ │ │ │ - add r3, pc, r3 │ │ │ │ add r1, r1, #8 │ │ │ │ - ldr r4, [pc, #152] @ 77cdc │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r4, [pc, #168] @ 7b110 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 77cac │ │ │ │ - ldr r2, [pc, #136] @ 77ce0 │ │ │ │ + beq 7b0e0 │ │ │ │ + ldr r2, [pc, #152] @ 7b114 │ │ │ │ add r0, r4, #8 │ │ │ │ strd r0, [sp] │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r0, #2 │ │ │ │ mov r1, #7 │ │ │ │ - bl ab6e0 │ │ │ │ + mov r0, #2 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ ldrb r3, [r4, #1064] @ 0x428 │ │ │ │ - mov r0, #0 │ │ │ │ cmp r3, #0 │ │ │ │ - movne r3, #0 │ │ │ │ streq r3, [r4, #4] │ │ │ │ - strbne r3, [r4, #1064] @ 0x428 │ │ │ │ - strne r3, [r4, #1096] @ 0x448 │ │ │ │ - strne r3, [r4, #1100] @ 0x44c │ │ │ │ - strne r3, [r4, #1104] @ 0x450 │ │ │ │ + bne 7b0c8 │ │ │ │ + mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ - pop {r4, pc} │ │ │ │ - ldr r1, [pc, #68] @ 77ce4 │ │ │ │ - ldr r3, [pc, #68] @ 77ce8 │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r1, [pc, #92] @ 7b118 │ │ │ │ + ldr r3, [pc, #92] @ 7b11c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ - b 77c3c │ │ │ │ - ldr r1, [pc, #56] @ 77cec │ │ │ │ - ldr r0, [pc, #56] @ 77cf0 │ │ │ │ - add r1, pc, r1 │ │ │ │ + b 7b060 │ │ │ │ + mov r3, #0 │ │ │ │ + strb r3, [r4, #1064] @ 0x428 │ │ │ │ + str r3, [r4, #1096] @ 0x448 │ │ │ │ + str r3, [r4, #1100] @ 0x44c │ │ │ │ + str r3, [r4, #1104] @ 0x450 │ │ │ │ + b 7b0a0 │ │ │ │ + ldr r1, [pc, #56] @ 7b120 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #52] @ 7b124 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ add r1, r4, #8 │ │ │ │ - bl 774f0 │ │ │ │ + bl 7a8b0 │ │ │ │ mov r0, #1 │ │ │ │ - b 77c90 │ │ │ │ - ldrdeq r4, [sp], -ip @ │ │ │ │ - andseq lr, r7, r4, asr #10 │ │ │ │ - strhteq r4, [sp], -r8 │ │ │ │ - @ instruction: 0x001639f4 │ │ │ │ - andseq r3, r6, r8, lsr #19 │ │ │ │ - andseq r4, r5, r8, lsr #13 │ │ │ │ - andseq r3, r6, r0, ror #18 │ │ │ │ - mulseq r5, ip, r2 │ │ │ │ + b 7b0a4 │ │ │ │ + strhteq r1, [pc], -r8 │ │ │ │ + andseq sp, r8, ip, ror #6 │ │ │ │ + mlaeq pc, r4, fp, r1 @ │ │ │ │ + andseq r2, r7, r8, lsl r8 │ │ │ │ + @ instruction: 0x001727dc │ │ │ │ + @ instruction: 0x001634dc │ │ │ │ + andseq r2, r7, r8, ror r7 │ │ │ │ + ldrheq fp, [r6], -r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, lr} │ │ │ │ + strd r4, [sp, #-12]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #8] │ │ │ │ str r0, [ip, #3808] @ 0xee0 │ │ │ │ - ldr r4, [pc, #576] @ 77f4c │ │ │ │ - ldr r2, [pc, #576] @ 77f50 │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldrb r3, [r4, #1064] @ 0x428 │ │ │ │ - add r2, pc, r2 │ │ │ │ - cmp r3, #0 │ │ │ │ - ldr r3, [pc, #560] @ 77f54 │ │ │ │ + ldr r2, [pc, #592] @ 7b394 │ │ │ │ sub sp, sp, #276 @ 0x114 │ │ │ │ + ldr r3, [pc, #588] @ 7b398 │ │ │ │ + ldr r4, [pc, #588] @ 7b39c │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ + add r4, pc, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #268] @ 0x10c │ │ │ │ mov r3, #0 │ │ │ │ - beq 77e40 │ │ │ │ + ldrb r3, [r4, #1064] @ 0x428 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 7b280 │ │ │ │ ldr r2, [r4, #1064] @ 0x428 │ │ │ │ - ldr r3, [pc, #532] @ 77f58 │ │ │ │ + movw r3, #26998 @ 0x6976 │ │ │ │ + movt r3, #25956 @ 0x6564 │ │ │ │ add r4, r4, #1056 @ 0x420 │ │ │ │ - cmp r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ add r4, r4, #8 │ │ │ │ - beq 77e0c │ │ │ │ - ldr r3, [pc, #512] @ 77f5c │ │ │ │ - ldr r2, [pc, #512] @ 77f60 │ │ │ │ + cmp r2, r3 │ │ │ │ + beq 7b24c │ │ │ │ + ldr r3, [pc, #520] @ 7b3a0 │ │ │ │ + movw r2, #25965 @ 0x656d │ │ │ │ + movt r2, #30062 @ 0x756e │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r3, #1064] @ 0x428 │ │ │ │ add r3, r3, #1056 @ 0x420 │ │ │ │ - cmp r1, r2 │ │ │ │ add r3, r3, #8 │ │ │ │ - beq 77dd8 │ │ │ │ - add r4, sp, #12 │ │ │ │ + cmp r1, r2 │ │ │ │ + beq 7b218 │ │ │ │ mov r1, #256 @ 0x100 │ │ │ │ + add r4, sp, #12 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, r4 │ │ │ │ - bl 60050 │ │ │ │ - ldr r0, [pc, #456] @ 77f64 │ │ │ │ + bl 62738 │ │ │ │ + ldr r0, [pc, #456] @ 7b3a4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 776cc │ │ │ │ - ldr r0, [pc, #444] @ 77f68 │ │ │ │ + bl 7aaa4 │ │ │ │ + ldr r0, [pc, #444] @ 7b3a8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ - bl 76924 │ │ │ │ - ldr r3, [pc, #428] @ 77f6c │ │ │ │ - add r3, pc, r3 │ │ │ │ + bl 79c58 │ │ │ │ + ldr r3, [pc, #428] @ 7b3ac │ │ │ │ add r0, r0, #4 │ │ │ │ + add r3, pc, r3 │ │ │ │ cmp r0, #3 │ │ │ │ - bhi 77f14 │ │ │ │ + bhi 7b35c │ │ │ │ ldrb r0, [r3, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ nop {0} │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 77d74 │ │ │ │ - ldr r1, [pc, #388] @ 77f70 │ │ │ │ - ldr r0, [pc, #388] @ 77f74 │ │ │ │ - add r1, pc, r1 │ │ │ │ + bne 7b1b4 │ │ │ │ + ldr r1, [pc, #388] @ 7b3b0 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #384] @ 7b3b4 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r1, [pc, #372] @ 77f78 │ │ │ │ + bl 2481c │ │ │ │ + ldr r1, [pc, #372] @ 7b3b8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 774f0 │ │ │ │ - b 77e60 │ │ │ │ + bl 7a8b0 │ │ │ │ + b 7b2a0 │ │ │ │ ldrh r3, [r4, #4] │ │ │ │ cmp r3, #111 @ 0x6f │ │ │ │ - bne 77d54 │ │ │ │ - ldr r1, [pc, #348] @ 77f7c │ │ │ │ - ldr r0, [pc, #348] @ 77f80 │ │ │ │ - add r1, pc, r1 │ │ │ │ + bne 7b190 │ │ │ │ + ldr r1, [pc, #348] @ 7b3bc │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #344] @ 7b3c0 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r1, [pc, #332] @ 77f84 │ │ │ │ + bl 2481c │ │ │ │ + ldr r1, [pc, #332] @ 7b3c4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 774f0 │ │ │ │ - b 77e60 │ │ │ │ - ldr r1, [pc, #320] @ 77f88 │ │ │ │ - ldr r0, [pc, #320] @ 77f8c │ │ │ │ + bl 7a8b0 │ │ │ │ + b 7b2a0 │ │ │ │ + ldr r1, [pc, #320] @ 7b3c8 │ │ │ │ + mov r2, #5 │ │ │ │ + ldr r0, [pc, #316] @ 7b3cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r2, #5 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ add r1, r4, #8 │ │ │ │ - bl 774f0 │ │ │ │ + bl 7a8b0 │ │ │ │ mov r0, #1 │ │ │ │ - ldr r2, [pc, #292] @ 77f90 │ │ │ │ - ldr r3, [pc, #228] @ 77f54 │ │ │ │ + ldr r2, [pc, #292] @ 7b3d0 │ │ │ │ + ldr r3, [pc, #232] @ 7b398 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #268] @ 0x10c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 77f10 │ │ │ │ + bne 7b358 │ │ │ │ add sp, sp, #276 @ 0x114 │ │ │ │ - pop {r4, r5, pc} │ │ │ │ - ldr r1, [pc, #252] @ 77f94 │ │ │ │ - ldr r0, [pc, #252] @ 77f98 │ │ │ │ - add r1, pc, r1 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #8 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r1, [pc, #244] @ 7b3d4 │ │ │ │ mov r2, #5 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - bl 774f0 │ │ │ │ - b 77e60 │ │ │ │ - ldr r1, [pc, #228] @ 77f9c │ │ │ │ - ldr r0, [pc, #228] @ 77fa0 │ │ │ │ + ldr r0, [pc, #240] @ 7b3d8 │ │ │ │ add r1, pc, r1 │ │ │ │ - mov r2, #5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - bl 774f0 │ │ │ │ - b 77e60 │ │ │ │ - ldr r1, [pc, #204] @ 77fa4 │ │ │ │ - ldr r0, [pc, #204] @ 77fa8 │ │ │ │ - add r1, pc, r1 │ │ │ │ + bl 2481c │ │ │ │ + bl 7a8b0 │ │ │ │ + b 7b2a0 │ │ │ │ + ldr r1, [pc, #220] @ 7b3dc │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #216] @ 7b3e0 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - bl 774f0 │ │ │ │ - b 77e60 │ │ │ │ - ldr r1, [pc, #180] @ 77fac │ │ │ │ - ldr r0, [pc, #180] @ 77fb0 │ │ │ │ + bl 2481c │ │ │ │ + bl 7a8b0 │ │ │ │ + b 7b2a0 │ │ │ │ + ldr r1, [pc, #196] @ 7b3e4 │ │ │ │ + mov r2, #5 │ │ │ │ + ldr r0, [pc, #192] @ 7b3e8 │ │ │ │ add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl 2481c │ │ │ │ + bl 7a8b0 │ │ │ │ + b 7b2a0 │ │ │ │ + ldr r1, [pc, #172] @ 7b3ec │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #168] @ 7b3f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - bl 774f0 │ │ │ │ - b 77e60 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ + bl 2481c │ │ │ │ + bl 7a8b0 │ │ │ │ + b 7b2a0 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ mov r0, r4 │ │ │ │ - bl 76e34 │ │ │ │ - ldr r3, [pc, #144] @ 77fb4 │ │ │ │ - ldr r2, [pc, #144] @ 77fb8 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r3, r3, #8 │ │ │ │ + bl 7a1a0 │ │ │ │ + ldr r3, [pc, #136] @ 7b3f4 │ │ │ │ mov r1, #7 │ │ │ │ - mov ip, r0 │ │ │ │ - stm sp, {r4, ip} │ │ │ │ + str r4, [sp] │ │ │ │ + ldr r2, [pc, #128] @ 7b3f8 │ │ │ │ + str r0, [sp, #4] │ │ │ │ mov r0, #2 │ │ │ │ - bl ab6e0 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r3, r3, #8 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r0, #0 │ │ │ │ - b 77e64 │ │ │ │ - eoreq r4, sp, ip, ror #29 │ │ │ │ - eoreq r6, ip, ip, lsr #11 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - strbvs r6, [r4, #-2422]! @ 0xfffff68a │ │ │ │ - mlaeq sp, ip, lr, r4 │ │ │ │ - strbvc r6, [lr, #-1389]! @ 0xfffffa93 │ │ │ │ - andseq r3, r6, ip, lsl #16 │ │ │ │ - eoreq r4, sp, ip, asr #28 │ │ │ │ - andseq r1, lr, lr, lsl #5 │ │ │ │ - andseq r3, r6, r4, ror #14 │ │ │ │ - andseq ip, r5, r4, ror #2 │ │ │ │ - andseq r5, r6, r4, asr r4 │ │ │ │ - andseq r3, r6, r0, lsr r7 │ │ │ │ - andseq ip, r5, r0, lsr r1 │ │ │ │ - andseq r2, r5, r8, asr #18 │ │ │ │ - andseq r3, r6, ip, lsl r8 │ │ │ │ - andseq ip, r5, ip, lsl #2 │ │ │ │ - eoreq r6, ip, r4, asr r4 │ │ │ │ - andseq r3, r6, ip, ror #15 │ │ │ │ - ldrheq ip, [r5], -r8 │ │ │ │ - andseq r3, r6, r0, ror #15 │ │ │ │ - mulseq r5, r8, r0 │ │ │ │ - @ instruction: 0x001637dc │ │ │ │ - andseq ip, r5, r8, ror r0 │ │ │ │ - andseq r3, r6, r0, ror #15 │ │ │ │ - andseq ip, r5, r8, asr r0 │ │ │ │ - ldrdeq r4, [sp], -r4 @ │ │ │ │ - andseq r3, r6, ip, asr #15 │ │ │ │ + b 7b2a4 │ │ │ │ + eoreq r3, lr, r4, lsl #3 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eoreq r1, pc, r4, lsr #21 │ │ │ │ + eoreq r1, pc, ip, asr sl @ │ │ │ │ + andseq r2, r7, ip, lsl r6 │ │ │ │ + eoreq r1, pc, ip, lsl #20 │ │ │ │ + mulseq pc, sl, r0 @ │ │ │ │ + andseq r2, r7, r0, ror r5 │ │ │ │ + andseq sl, r6, r4, ror pc │ │ │ │ + andseq r4, r7, r4, ror #4 │ │ │ │ + andseq r2, r7, ip, lsr r5 │ │ │ │ + andseq sl, r6, r0, asr #30 │ │ │ │ + andseq r1, r6, r8, asr r7 │ │ │ │ + andseq r2, r7, r8, lsr #12 │ │ │ │ + andseq sl, r6, r8, lsl pc │ │ │ │ + eoreq r3, lr, r4, lsr #32 │ │ │ │ + @ instruction: 0x001725f0 │ │ │ │ + andseq sl, r6, r0, asr #29 │ │ │ │ + andseq r2, r7, r4, ror #11 │ │ │ │ + andseq sl, r6, r0, lsr #29 │ │ │ │ + andseq r2, r7, r0, ror #11 │ │ │ │ + andseq sl, r6, r0, lsl #29 │ │ │ │ + andseq r2, r7, r4, ror #11 │ │ │ │ + andseq sl, r6, r0, ror #28 │ │ │ │ + eoreq r1, pc, ip, ror r8 @ │ │ │ │ + andseq r2, r7, r0, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ + strd r4, [sp, #-28]! @ 0xffffffe4 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + str lr, [sp, #24] │ │ │ │ str r0, [ip, #3536] @ 0xdd0 │ │ │ │ - ldr r4, [pc, #724] @ 782a8 │ │ │ │ - ldr r2, [pc, #724] @ 782ac │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldrb r3, [r4, #1064] @ 0x428 │ │ │ │ - add r2, pc, r2 │ │ │ │ - cmp r3, #0 │ │ │ │ - ldr r3, [pc, #708] @ 782b0 │ │ │ │ + ldr r2, [pc, #748] @ 7b70c │ │ │ │ sub sp, sp, #532 @ 0x214 │ │ │ │ + ldr r3, [pc, #744] @ 7b710 │ │ │ │ + ldr r4, [pc, #744] @ 7b714 │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ + add r4, pc, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #524] @ 0x20c │ │ │ │ mov r3, #0 │ │ │ │ - beq 78210 │ │ │ │ + ldrb r3, [r4, #1064] @ 0x428 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 7b664 │ │ │ │ ldr r2, [r4, #1064] @ 0x428 │ │ │ │ - ldr r3, [pc, #680] @ 782b4 │ │ │ │ + movw r3, #26998 @ 0x6976 │ │ │ │ + movt r3, #25956 @ 0x6564 │ │ │ │ add r4, r4, #1056 @ 0x420 │ │ │ │ - cmp r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ add r4, r4, #8 │ │ │ │ - beq 781dc │ │ │ │ - ldr r3, [pc, #660] @ 782b8 │ │ │ │ - ldr r2, [pc, #660] @ 782bc │ │ │ │ + cmp r2, r3 │ │ │ │ + beq 7b630 │ │ │ │ + ldr r3, [pc, #676] @ 7b718 │ │ │ │ + movw r2, #25965 @ 0x656d │ │ │ │ + movt r2, #30062 @ 0x756e │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r3, #1064] @ 0x428 │ │ │ │ add r3, r3, #1056 @ 0x420 │ │ │ │ - cmp r1, r2 │ │ │ │ add r3, r3, #8 │ │ │ │ - beq 781a8 │ │ │ │ + cmp r1, r2 │ │ │ │ + beq 7b5fc │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #44 @ 0x2c │ │ │ │ mov r0, r5 │ │ │ │ - bl 600e0 │ │ │ │ + mov r6, #256 @ 0x100 │ │ │ │ + bl 627dc │ │ │ │ + mov r9, r0 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #44 @ 0x2c │ │ │ │ - mov r6, #256 @ 0x100 │ │ │ │ - add r9, sp, #12 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 627dc │ │ │ │ + add r7, sp, #12 │ │ │ │ add r4, sp, #268 @ 0x10c │ │ │ │ + str r6, [sp] │ │ │ │ mov r8, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 600e0 │ │ │ │ mov r3, #2 │ │ │ │ - mov r2, #44 @ 0x2c │ │ │ │ - mov r1, r9 │ │ │ │ - str r6, [sp] │ │ │ │ - mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 60050 │ │ │ │ + mov r2, #44 @ 0x2c │ │ │ │ + mov r1, r7 │ │ │ │ + bl 62738 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #3 │ │ │ │ + str r6, [sp] │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ mov r1, r4 │ │ │ │ - str r6, [sp] │ │ │ │ - bl 60050 │ │ │ │ + bl 62738 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #34 @ 0x22 │ │ │ │ + str r6, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r4 │ │ │ │ - str r6, [sp] │ │ │ │ - ldr r6, [pc, #516] @ 782c0 │ │ │ │ - bl 60050 │ │ │ │ - ldr r2, [pc, #512] @ 782c4 │ │ │ │ - add r6, pc, r6 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r3, r6, #8 │ │ │ │ + ldr r6, [pc, #524] @ 7b71c │ │ │ │ + bl 62738 │ │ │ │ + ldr r2, [pc, #520] @ 7b720 │ │ │ │ mov r1, #7 │ │ │ │ mov r0, #2 │ │ │ │ str r4, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #484] @ 782c8 │ │ │ │ - mov r1, #7 │ │ │ │ + add r6, pc, r6 │ │ │ │ + add r3, r6, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r0, #2 │ │ │ │ - mov r3, r8 │ │ │ │ - str r7, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ - mov r0, r9 │ │ │ │ - bl 76e34 │ │ │ │ - subs r5, r0, #0 │ │ │ │ - blt 78260 │ │ │ │ - ldr r2, [pc, #444] @ 782cc │ │ │ │ + bl b155c │ │ │ │ + ldr r2, [pc, #492] @ 7b724 │ │ │ │ mov r3, r9 │ │ │ │ + mov r1, #7 │ │ │ │ + mov r0, #2 │ │ │ │ + str r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + mov r0, r7 │ │ │ │ + bl 7a1a0 │ │ │ │ + subs r5, r0, #0 │ │ │ │ + blt 7b6c4 │ │ │ │ + ldr r2, [pc, #452] @ 7b728 │ │ │ │ + mov r3, r7 │ │ │ │ mov r1, #7 │ │ │ │ mov r0, #2 │ │ │ │ str r5, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [r6, #1100] @ 0x44c │ │ │ │ - ldr r3, [r2] │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r1, [r6, #1100] @ 0x44c │ │ │ │ + ldr r3, [r1] │ │ │ │ cmp r3, #62 @ 0x3e │ │ │ │ - bgt 78284 │ │ │ │ + bgt 7b6e8 │ │ │ │ add r3, r3, #1 │ │ │ │ - str r3, [r2] │ │ │ │ ldr r2, [r6, #1104] @ 0x450 │ │ │ │ + str r3, [r1] │ │ │ │ add r3, r3, r3, lsl #3 │ │ │ │ - adds r6, r2, r3, lsl #4 │ │ │ │ lsl r3, r3, #4 │ │ │ │ - beq 78230 │ │ │ │ + adds r6, r2, r3 │ │ │ │ + beq 7b684 │ │ │ │ mvn r1, #0 │ │ │ │ mov ip, #3 │ │ │ │ - str ip, [r2, r3] │ │ │ │ mov r0, r4 │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ + str ip, [r2, r3] │ │ │ │ + str r9, [r6, #4] │ │ │ │ + str r8, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r5, [r6, #60] @ 0x3c │ │ │ │ - bl 21f74 │ │ │ │ + bl 21edc │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r6, #68] @ 0x44 │ │ │ │ movne r0, #0 │ │ │ │ - bne 78234 │ │ │ │ - ldr r1, [pc, #320] @ 782d0 │ │ │ │ - ldr r0, [pc, #320] @ 782d4 │ │ │ │ - add r1, pc, r1 │ │ │ │ + bne 7b688 │ │ │ │ + ldr r1, [pc, #328] @ 7b72c │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #324] @ 7b730 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - bl 774f0 │ │ │ │ - b 78230 │ │ │ │ + bl 2481c │ │ │ │ + bl 7a8b0 │ │ │ │ + b 7b684 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 7803c │ │ │ │ - ldr r1, [pc, #284] @ 782d8 │ │ │ │ - ldr r0, [pc, #284] @ 782dc │ │ │ │ - add r1, pc, r1 │ │ │ │ + bne 7b490 │ │ │ │ + ldr r1, [pc, #292] @ 7b734 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #288] @ 7b738 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r1, [pc, #268] @ 782e0 │ │ │ │ + bl 2481c │ │ │ │ + ldr r1, [pc, #276] @ 7b73c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 774f0 │ │ │ │ - b 78230 │ │ │ │ + bl 7a8b0 │ │ │ │ + b 7b684 │ │ │ │ ldrh r3, [r4, #4] │ │ │ │ cmp r3, #111 @ 0x6f │ │ │ │ - bne 7801c │ │ │ │ - ldr r1, [pc, #244] @ 782e4 │ │ │ │ - ldr r0, [pc, #244] @ 782e8 │ │ │ │ - add r1, pc, r1 │ │ │ │ + bne 7b46c │ │ │ │ + ldr r1, [pc, #252] @ 7b740 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #248] @ 7b744 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r1, [pc, #228] @ 782ec │ │ │ │ + bl 2481c │ │ │ │ + ldr r1, [pc, #236] @ 7b748 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 774f0 │ │ │ │ - b 78230 │ │ │ │ - ldr r1, [pc, #216] @ 782f0 │ │ │ │ - ldr r0, [pc, #216] @ 782f4 │ │ │ │ + bl 7a8b0 │ │ │ │ + b 7b684 │ │ │ │ + ldr r1, [pc, #224] @ 7b74c │ │ │ │ + mov r2, #5 │ │ │ │ + ldr r0, [pc, #220] @ 7b750 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r2, #5 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ add r1, r4, #8 │ │ │ │ - bl 774f0 │ │ │ │ + bl 7a8b0 │ │ │ │ mov r0, #1 │ │ │ │ - ldr r2, [pc, #188] @ 782f8 │ │ │ │ - ldr r3, [pc, #112] @ 782b0 │ │ │ │ + ldr r2, [pc, #196] @ 7b754 │ │ │ │ + ldr r3, [pc, #124] @ 7b710 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #524] @ 0x20c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 782a4 │ │ │ │ + bne 7b708 │ │ │ │ add sp, sp, #532 @ 0x214 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldr r1, [pc, #148] @ 782fc │ │ │ │ - ldr r0, [pc, #148] @ 78300 │ │ │ │ - add r1, pc, r1 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + add sp, sp, #24 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r1, [pc, #140] @ 7b758 │ │ │ │ mov r2, #5 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - mov r1, r9 │ │ │ │ - bl 774f0 │ │ │ │ - b 78230 │ │ │ │ - ldr r1, [pc, #120] @ 78304 │ │ │ │ - ldr r0, [pc, #120] @ 78308 │ │ │ │ + ldr r0, [pc, #136] @ 7b75c │ │ │ │ add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl 2481c │ │ │ │ + mov r1, r7 │ │ │ │ + bl 7a8b0 │ │ │ │ + b 7b684 │ │ │ │ + ldr r1, [pc, #112] @ 7b760 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #108] @ 7b764 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - bl 774f0 │ │ │ │ - b 78230 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq r4, sp, r4, lsr #24 │ │ │ │ - eoreq r6, ip, r4, ror #5 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - strbvs r6, [r4, #-2422]! @ 0xfffff68a │ │ │ │ - ldrdeq r4, [sp], -r4 @ │ │ │ │ - strbvc r6, [lr, #-1389]! @ 0xfffffa93 │ │ │ │ - eoreq r4, sp, r8, lsr fp │ │ │ │ - andseq r3, r6, r8, asr #12 │ │ │ │ - andseq r3, r6, ip, lsr r6 │ │ │ │ - andseq r3, r6, r0, asr #12 │ │ │ │ - @ instruction: 0x001634f4 │ │ │ │ - andseq fp, r5, r0, asr #27 │ │ │ │ - mulseq r6, r4, r3 │ │ │ │ - mulseq r5, r4, sp │ │ │ │ - andseq r5, r6, r4, lsl #1 │ │ │ │ - andseq r3, r6, r0, ror #6 │ │ │ │ - andseq fp, r5, r0, ror #26 │ │ │ │ - andseq r2, r5, r8, ror r5 │ │ │ │ - andseq r3, r6, ip, asr #8 │ │ │ │ - andseq fp, r5, ip, lsr sp │ │ │ │ - eoreq r6, ip, r4, lsl #1 │ │ │ │ - @ instruction: 0x001634d0 │ │ │ │ - andseq fp, r5, r8, ror #25 │ │ │ │ - andseq r3, r6, r0, ror #9 │ │ │ │ - andseq fp, r5, r4, asr #25 │ │ │ │ + bl 2481c │ │ │ │ + bl 7a8b0 │ │ │ │ + b 7b684 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eoreq r2, lr, r8, lsr #29 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eoreq r1, pc, r8, asr #15 │ │ │ │ + eoreq r1, pc, r0, lsl #15 │ │ │ │ + ldrdeq r1, [pc], -r8 @ │ │ │ │ + andseq r2, r7, r4, lsr r4 │ │ │ │ + andseq r2, r7, ip, lsr #8 │ │ │ │ + andseq r2, r7, r0, lsr r4 │ │ │ │ + andseq r2, r7, ip, ror #5 │ │ │ │ + @ instruction: 0x0016abbc │ │ │ │ + andseq r2, r7, ip, lsl #3 │ │ │ │ + mulseq r6, r0, fp │ │ │ │ + andseq r3, r7, r0, lsl #29 │ │ │ │ + andseq r2, r7, r8, asr r1 │ │ │ │ + andseq sl, r6, ip, asr fp │ │ │ │ + andseq r1, r6, r4, ror r3 │ │ │ │ + andseq r2, r7, r4, asr #4 │ │ │ │ + andseq sl, r6, r4, lsr fp │ │ │ │ + eoreq r2, lr, r0, asr #24 │ │ │ │ + @ instruction: 0x001722b8 │ │ │ │ + @ instruction: 0x0016aad4 │ │ │ │ + andseq r2, r7, r8, asr #5 │ │ │ │ + @ instruction: 0x0016aab0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #3528] @ 0xdc8 │ │ │ │ - ldr r4, [pc, #812] @ 78650 │ │ │ │ - ldr r2, [pc, #812] @ 78654 │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldrb r3, [r4, #1064] @ 0x428 │ │ │ │ - add r2, pc, r2 │ │ │ │ - cmp r3, #0 │ │ │ │ - ldr r3, [pc, #796] @ 78658 │ │ │ │ + ldr r2, [pc, #840] @ 7bad8 │ │ │ │ sub sp, sp, #532 @ 0x214 │ │ │ │ + ldr r3, [pc, #836] @ 7badc │ │ │ │ + ldr r4, [pc, #836] @ 7bae0 │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ + add r4, pc, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #524] @ 0x20c │ │ │ │ mov r3, #0 │ │ │ │ - beq 785b8 │ │ │ │ + ldrb r3, [r4, #1064] @ 0x428 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 7ba2c │ │ │ │ ldr r2, [r4, #1064] @ 0x428 │ │ │ │ - ldr r3, [pc, #768] @ 7865c │ │ │ │ + movw r3, #26998 @ 0x6976 │ │ │ │ + movt r3, #25956 @ 0x6564 │ │ │ │ add r4, r4, #1056 @ 0x420 │ │ │ │ - cmp r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ add r4, r4, #8 │ │ │ │ - beq 78584 │ │ │ │ - ldr r3, [pc, #748] @ 78660 │ │ │ │ - ldr r2, [pc, #748] @ 78664 │ │ │ │ + cmp r2, r3 │ │ │ │ + beq 7b9f8 │ │ │ │ + ldr r3, [pc, #768] @ 7bae4 │ │ │ │ + movw r2, #25965 @ 0x656d │ │ │ │ + movt r2, #30062 @ 0x756e │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r3, #1064] @ 0x428 │ │ │ │ add r3, r3, #1056 @ 0x420 │ │ │ │ - cmp r1, r2 │ │ │ │ add r3, r3, #8 │ │ │ │ - beq 78550 │ │ │ │ + cmp r1, r2 │ │ │ │ + beq 7b9c4 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #44 @ 0x2c │ │ │ │ mov r0, r5 │ │ │ │ - bl 600e0 │ │ │ │ - mov r2, #1 │ │ │ │ - mov r1, #44 @ 0x2c │ │ │ │ mov sl, #256 @ 0x100 │ │ │ │ - add fp, sp, #12 │ │ │ │ - add r4, sp, #268 @ 0x10c │ │ │ │ + bl 627dc │ │ │ │ mov r9, r0 │ │ │ │ + mov r2, #1 │ │ │ │ + mov r1, #44 @ 0x2c │ │ │ │ mov r0, r5 │ │ │ │ - bl 600e0 │ │ │ │ + bl 627dc │ │ │ │ + mov r8, r0 │ │ │ │ mov r2, #2 │ │ │ │ mov r1, #44 @ 0x2c │ │ │ │ - mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 600e0 │ │ │ │ + bl 627dc │ │ │ │ + mov r7, r0 │ │ │ │ mov r2, #3 │ │ │ │ mov r1, #44 @ 0x2c │ │ │ │ - mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 600e0 │ │ │ │ - mov r3, #4 │ │ │ │ - mov r2, #44 @ 0x2c │ │ │ │ - mov r1, fp │ │ │ │ + bl 627dc │ │ │ │ + add fp, sp, #12 │ │ │ │ + add r4, sp, #268 @ 0x10c │ │ │ │ str sl, [sp] │ │ │ │ mov r6, r0 │ │ │ │ + mov r3, #4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 60050 │ │ │ │ + mov r2, #44 @ 0x2c │ │ │ │ + mov r1, fp │ │ │ │ + bl 62738 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #5 │ │ │ │ + str sl, [sp] │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ mov r1, r4 │ │ │ │ - str sl, [sp] │ │ │ │ - bl 60050 │ │ │ │ + ldr r5, [pc, #600] @ 7bae8 │ │ │ │ + bl 62738 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #34 @ 0x22 │ │ │ │ + str sl, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r4 │ │ │ │ - str sl, [sp] │ │ │ │ - bl 60050 │ │ │ │ - ldr r0, [pc, #560] @ 78668 │ │ │ │ + bl 62738 │ │ │ │ + ldr r0, [pc, #572] @ 7baec │ │ │ │ mov r1, r4 │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r5, [pc, #552] @ 7866c │ │ │ │ - bl 776cc │ │ │ │ - ldr r2, [pc, #548] @ 78670 │ │ │ │ add r5, pc, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r3, r5, #8 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl 7aaa4 │ │ │ │ + ldr r2, [pc, #556] @ 7baf0 │ │ │ │ mov r1, #7 │ │ │ │ mov r0, #2 │ │ │ │ + add r3, r5, #8 │ │ │ │ str r4, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #520] @ 78674 │ │ │ │ - mov r1, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r0, #2 │ │ │ │ + bl b155c │ │ │ │ + ldr r2, [pc, #532] @ 7baf4 │ │ │ │ mov r3, r9 │ │ │ │ - str r8, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #496] @ 78678 │ │ │ │ mov r1, #7 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #2 │ │ │ │ + str r8, [sp] │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r2, [pc, #508] @ 7baf8 │ │ │ │ mov r3, r7 │ │ │ │ + mov r1, #7 │ │ │ │ + mov r0, #2 │ │ │ │ str r6, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r0, fp │ │ │ │ - bl 76e34 │ │ │ │ + bl 7a1a0 │ │ │ │ subs sl, r0, #0 │ │ │ │ - blt 78608 │ │ │ │ - ldr r2, [pc, #456] @ 7867c │ │ │ │ + blt 7ba90 │ │ │ │ + ldr r2, [pc, #468] @ 7bafc │ │ │ │ mov r3, fp │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #7 │ │ │ │ mov r0, #2 │ │ │ │ str sl, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [r5, #1100] @ 0x44c │ │ │ │ - ldr r3, [r2] │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r1, [r5, #1100] @ 0x44c │ │ │ │ + ldr r3, [r1] │ │ │ │ cmp r3, #62 @ 0x3e │ │ │ │ - bgt 7862c │ │ │ │ + bgt 7bab4 │ │ │ │ add r3, r3, #1 │ │ │ │ - str r3, [r2] │ │ │ │ ldr r2, [r5, #1104] @ 0x450 │ │ │ │ + str r3, [r1] │ │ │ │ add r3, r3, r3, lsl #3 │ │ │ │ - adds r5, r2, r3, lsl #4 │ │ │ │ lsl r3, r3, #4 │ │ │ │ - beq 785d8 │ │ │ │ + adds r5, r2, r3 │ │ │ │ + beq 7ba4c │ │ │ │ mov r1, #4 │ │ │ │ + mov r0, r4 │ │ │ │ str r1, [r2, r3] │ │ │ │ mvn r3, #0 │ │ │ │ - mov r0, r4 │ │ │ │ str r9, [r5, #4] │ │ │ │ str r8, [r5, #8] │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5, #16] │ │ │ │ str sl, [r5, #60] @ 0x3c │ │ │ │ str r6, [r5, #64] @ 0x40 │ │ │ │ - bl 21f74 │ │ │ │ + bl 21edc │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r5, #68] @ 0x44 │ │ │ │ movne r0, #0 │ │ │ │ - bne 785dc │ │ │ │ - ldr r1, [pc, #328] @ 78680 │ │ │ │ - ldr r0, [pc, #328] @ 78684 │ │ │ │ - add r1, pc, r1 │ │ │ │ + bne 7ba50 │ │ │ │ + ldr r1, [pc, #340] @ 7bb00 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #336] @ 7bb04 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - bl 774f0 │ │ │ │ - b 785d8 │ │ │ │ + bl 2481c │ │ │ │ + bl 7a8b0 │ │ │ │ + b 7ba4c │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 7838c │ │ │ │ - ldr r1, [pc, #292] @ 78688 │ │ │ │ - ldr r0, [pc, #292] @ 7868c │ │ │ │ - add r1, pc, r1 │ │ │ │ + bne 7b800 │ │ │ │ + ldr r1, [pc, #304] @ 7bb08 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #300] @ 7bb0c │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r1, [pc, #276] @ 78690 │ │ │ │ + bl 2481c │ │ │ │ + ldr r1, [pc, #288] @ 7bb10 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 774f0 │ │ │ │ - b 785d8 │ │ │ │ + bl 7a8b0 │ │ │ │ + b 7ba4c │ │ │ │ ldrh r3, [r4, #4] │ │ │ │ cmp r3, #111 @ 0x6f │ │ │ │ - bne 7836c │ │ │ │ - ldr r1, [pc, #252] @ 78694 │ │ │ │ - ldr r0, [pc, #252] @ 78698 │ │ │ │ - add r1, pc, r1 │ │ │ │ + bne 7b7dc │ │ │ │ + ldr r1, [pc, #264] @ 7bb14 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #260] @ 7bb18 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r1, [pc, #236] @ 7869c │ │ │ │ + bl 2481c │ │ │ │ + ldr r1, [pc, #248] @ 7bb1c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 774f0 │ │ │ │ - b 785d8 │ │ │ │ - ldr r1, [pc, #224] @ 786a0 │ │ │ │ - ldr r0, [pc, #224] @ 786a4 │ │ │ │ + bl 7a8b0 │ │ │ │ + b 7ba4c │ │ │ │ + ldr r1, [pc, #236] @ 7bb20 │ │ │ │ + mov r2, #5 │ │ │ │ + ldr r0, [pc, #232] @ 7bb24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r2, #5 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ add r1, r4, #8 │ │ │ │ - bl 774f0 │ │ │ │ + bl 7a8b0 │ │ │ │ mov r0, #1 │ │ │ │ - ldr r2, [pc, #196] @ 786a8 │ │ │ │ - ldr r3, [pc, #112] @ 78658 │ │ │ │ + ldr r2, [pc, #208] @ 7bb28 │ │ │ │ + ldr r3, [pc, #128] @ 7badc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #524] @ 0x20c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 7864c │ │ │ │ + bne 7bad4 │ │ │ │ add sp, sp, #532 @ 0x214 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #156] @ 786ac │ │ │ │ - ldr r0, [pc, #156] @ 786b0 │ │ │ │ - add r1, pc, r1 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r1, [pc, #148] @ 7bb2c │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #144] @ 7bb30 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r1, fp │ │ │ │ - bl 774f0 │ │ │ │ - b 785d8 │ │ │ │ - ldr r1, [pc, #128] @ 786b4 │ │ │ │ - ldr r0, [pc, #128] @ 786b8 │ │ │ │ + bl 7a8b0 │ │ │ │ + b 7ba4c │ │ │ │ + ldr r1, [pc, #120] @ 7bb34 │ │ │ │ + mov r2, #5 │ │ │ │ + ldr r0, [pc, #116] @ 7bb38 │ │ │ │ add r1, pc, r1 │ │ │ │ - mov r2, #5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - bl 774f0 │ │ │ │ - b 785d8 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - ldrdeq r4, [sp], -r4 @ │ │ │ │ - mlaeq ip, r4, pc, r5 @ │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - strbvs r6, [r4, #-2422]! @ 0xfffff68a │ │ │ │ - eoreq r4, sp, r4, lsl #17 │ │ │ │ - strbvc r6, [lr, #-1389]! @ 0xfffffa93 │ │ │ │ - andseq r3, r6, r0, asr r3 │ │ │ │ - strhteq r4, [sp], -r0 │ │ │ │ - andseq r3, r6, r0, asr #5 │ │ │ │ - @ instruction: 0x001632b4 │ │ │ │ - andseq r3, r6, r4, lsl #6 │ │ │ │ - mulseq r6, ip, r2 │ │ │ │ - andseq r3, r6, ip, asr #2 │ │ │ │ - andseq fp, r5, r8, lsl sl │ │ │ │ - andseq r2, r6, ip, ror #31 │ │ │ │ - andseq fp, r5, ip, ror #19 │ │ │ │ - @ instruction: 0x00164cdc │ │ │ │ - @ instruction: 0x00162fb8 │ │ │ │ - @ instruction: 0x0015b9b8 │ │ │ │ - @ instruction: 0x001521d0 │ │ │ │ - andseq r3, r6, r4, lsr #1 │ │ │ │ - mulseq r5, r4, r9 │ │ │ │ - ldrdeq r5, [ip], -ip @ │ │ │ │ - andseq r3, r6, r8, lsr #2 │ │ │ │ - andseq fp, r5, r0, asr #18 │ │ │ │ - andseq r3, r6, r8, lsr r1 │ │ │ │ - andseq fp, r5, ip, lsl r9 │ │ │ │ + bl 2481c │ │ │ │ + bl 7a8b0 │ │ │ │ + b 7ba4c │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eoreq r2, lr, r8, lsr fp │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eoreq r1, pc, r8, asr r4 @ │ │ │ │ + eoreq r1, pc, r0, lsl r4 @ │ │ │ │ + eoreq r1, pc, r8, asr #6 │ │ │ │ + andseq r2, r7, r4, lsr #2 │ │ │ │ + andseq r2, r7, ip, lsl #1 │ │ │ │ + andseq r2, r7, r4, lsl #1 │ │ │ │ + ldrsbeq r2, [r7], -r4 │ │ │ │ + andseq r2, r7, ip, rrx │ │ │ │ + andseq r1, r7, r4, lsr #30 │ │ │ │ + @ instruction: 0x0016a7f4 │ │ │ │ + andseq r1, r7, r4, asr #27 │ │ │ │ + andseq sl, r6, r8, asr #15 │ │ │ │ + @ instruction: 0x00173ab8 │ │ │ │ + mulseq r7, r0, sp │ │ │ │ + mulseq r6, r4, r7 │ │ │ │ + andseq r0, r6, ip, lsr #31 │ │ │ │ + andseq r1, r7, ip, ror lr │ │ │ │ + andseq sl, r6, ip, ror #14 │ │ │ │ + eoreq r2, lr, r8, ror r8 │ │ │ │ + andseq r1, r7, ip, ror #29 │ │ │ │ + andseq sl, r6, r8, lsl #14 │ │ │ │ + @ instruction: 0x00171efc │ │ │ │ + andseq sl, r6, r4, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, lr} │ │ │ │ + strd r4, [sp, #-12]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #8] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r4, [pc, #464] @ 788a4 │ │ │ │ + ldr r4, [pc, #488] @ 7bd40 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ ldrb r3, [r4, #1064] @ 0x428 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 78820 │ │ │ │ + beq 7bcb4 │ │ │ │ ldr r2, [r4, #1064] @ 0x428 │ │ │ │ - ldr r3, [pc, #440] @ 788a8 │ │ │ │ + movw r3, #26998 @ 0x6976 │ │ │ │ + movt r3, #25956 @ 0x6564 │ │ │ │ add r4, r4, #1056 @ 0x420 │ │ │ │ - cmp r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ add r4, r4, #8 │ │ │ │ - beq 787ec │ │ │ │ - ldr r3, [pc, #420] @ 788ac │ │ │ │ - ldr r2, [pc, #420] @ 788b0 │ │ │ │ + cmp r2, r3 │ │ │ │ + beq 7bc80 │ │ │ │ + ldr r3, [pc, #436] @ 7bd44 │ │ │ │ + movw r2, #27760 @ 0x6c70 │ │ │ │ + movt r2, #31073 @ 0x7961 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r3, #1064] @ 0x428 │ │ │ │ add r3, r3, #1056 @ 0x420 │ │ │ │ - cmp r1, r2 │ │ │ │ add r3, r3, #8 │ │ │ │ - beq 787b4 │ │ │ │ - ldr r3, [pc, #396] @ 788b4 │ │ │ │ - ldr r2, [pc, #396] @ 788b8 │ │ │ │ + cmp r1, r2 │ │ │ │ + beq 7bc44 │ │ │ │ + ldr r3, [pc, #404] @ 7bd48 │ │ │ │ + movw r2, #25965 @ 0x656d │ │ │ │ + movt r2, #30062 @ 0x756e │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r3, #1064] @ 0x428 │ │ │ │ add r3, r3, #1056 @ 0x420 │ │ │ │ - cmp r1, r2 │ │ │ │ add r3, r3, #8 │ │ │ │ - beq 7884c │ │ │ │ + cmp r1, r2 │ │ │ │ + beq 7bce8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5fe70 │ │ │ │ - ldr r1, [pc, #364] @ 788bc │ │ │ │ + bl 62538 │ │ │ │ + ldr r1, [pc, #364] @ 7bd4c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 78778 │ │ │ │ - ldr r1, [pc, #344] @ 788c0 │ │ │ │ + beq 7bc08 │ │ │ │ + ldr r1, [pc, #344] @ 7bd50 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - bne 78880 │ │ │ │ - ldr r3, [pc, #324] @ 788c4 │ │ │ │ + bne 7bd1c │ │ │ │ + ldr r3, [pc, #324] @ 7bd54 │ │ │ │ clz r0, r4 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r3, #4] │ │ │ │ + mov r1, #7 │ │ │ │ lsr r0, r0, #5 │ │ │ │ - str r0, [r2, #504] @ 0x1f8 │ │ │ │ - ldr r2, [pc, #304] @ 788c8 │ │ │ │ - mov r0, #2 │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r2, [pc, #312] @ 7bd58 │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr ip, [r3, #4] │ │ │ │ add r3, r3, #8 │ │ │ │ - mov r1, #7 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r0, [ip, #504] @ 0x1f8 │ │ │ │ + mov r0, #2 │ │ │ │ str r5, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ + bl b155c │ │ │ │ mov r0, #0 │ │ │ │ - b 78844 │ │ │ │ - ldr r2, [pc, #272] @ 788cc │ │ │ │ - ldr r3, [r3, #4] │ │ │ │ - cmp r3, r2 │ │ │ │ - bne 78720 │ │ │ │ - ldr r1, [pc, #260] @ 788d0 │ │ │ │ - ldr r0, [pc, #260] @ 788d4 │ │ │ │ - add r1, pc, r1 │ │ │ │ + b 7bcd8 │ │ │ │ + ldr r2, [r3, #4] │ │ │ │ + movw r3, #24930 @ 0x6162 │ │ │ │ + movt r3, #114 @ 0x72 │ │ │ │ + cmp r2, r3 │ │ │ │ + bne 7bbac │ │ │ │ + ldr r1, [pc, #252] @ 7bd5c │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #248] @ 7bd60 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r1, [pc, #244] @ 788d8 │ │ │ │ + bl 2481c │ │ │ │ + ldr r1, [pc, #236] @ 7bd64 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 774f0 │ │ │ │ - b 78840 │ │ │ │ + bl 7a8b0 │ │ │ │ + b 7bcd4 │ │ │ │ ldrh r3, [r4, #4] │ │ │ │ cmp r3, #111 @ 0x6f │ │ │ │ - bne 78700 │ │ │ │ - ldr r1, [pc, #220] @ 788dc │ │ │ │ - ldr r0, [pc, #220] @ 788e0 │ │ │ │ - add r1, pc, r1 │ │ │ │ + bne 7bb88 │ │ │ │ + ldr r1, [pc, #212] @ 7bd68 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #208] @ 7bd6c │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r1, [pc, #204] @ 788e4 │ │ │ │ + bl 2481c │ │ │ │ + ldr r1, [pc, #196] @ 7bd70 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 774f0 │ │ │ │ - b 78840 │ │ │ │ - ldr r1, [pc, #192] @ 788e8 │ │ │ │ - ldr r0, [pc, #192] @ 788ec │ │ │ │ + bl 7a8b0 │ │ │ │ + b 7bcd4 │ │ │ │ + ldr r1, [pc, #184] @ 7bd74 │ │ │ │ + mov r2, #5 │ │ │ │ + ldr r0, [pc, #180] @ 7bd78 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r2, #5 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ add r1, r4, #8 │ │ │ │ - bl 774f0 │ │ │ │ + bl 7a8b0 │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ - pop {r4, r5, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #8 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 78740 │ │ │ │ - ldr r1, [pc, #144] @ 788f0 │ │ │ │ - ldr r0, [pc, #144] @ 788f4 │ │ │ │ - add r1, pc, r1 │ │ │ │ + bne 7bbd0 │ │ │ │ + ldr r1, [pc, #128] @ 7bd7c │ │ │ │ mov r2, #5 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r1, [pc, #128] @ 788f8 │ │ │ │ - add r1, pc, r1 │ │ │ │ - bl 774f0 │ │ │ │ - b 78840 │ │ │ │ - ldr r1, [pc, #116] @ 788fc │ │ │ │ - ldr r0, [pc, #116] @ 78900 │ │ │ │ + ldr r0, [pc, #124] @ 7bd80 │ │ │ │ add r1, pc, r1 │ │ │ │ - mov r2, #5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - mov r1, r5 │ │ │ │ - bl 774f0 │ │ │ │ - b 78840 │ │ │ │ - eoreq r4, sp, r4, lsr #10 │ │ │ │ - strbvs r6, [r4, #-2422]! @ 0xfffff68a │ │ │ │ - strdeq r4, [sp], -r0 @ │ │ │ │ - stmdbvc r1!, {r4, r5, r6, sl, fp, sp, lr}^ │ │ │ │ - ldrdeq r4, [sp], -r0 @ │ │ │ │ - strbvc r6, [lr, #-1389]! @ 0xfffffa93 │ │ │ │ - andseq r3, r6, r0, rrx │ │ │ │ - andseq r3, r6, r0, asr r0 │ │ │ │ - eoreq r4, sp, r8, ror r4 │ │ │ │ - andseq r3, r6, r0, asr #32 │ │ │ │ - rsbseq r6, r2, r2, ror #2 │ │ │ │ - andseq r2, r6, r4, lsl #27 │ │ │ │ - andseq fp, r5, r4, lsl #15 │ │ │ │ - andseq fp, r5, r8, lsl ip │ │ │ │ - andseq r2, r6, r0, asr sp │ │ │ │ - andseq fp, r5, r0, asr r7 │ │ │ │ - andseq r1, r5, r8, ror #30 │ │ │ │ - andseq r2, r6, ip, lsr lr │ │ │ │ - andseq fp, r5, ip, lsr #14 │ │ │ │ - @ instruction: 0x00162cf0 │ │ │ │ - @ instruction: 0x0015b6f0 │ │ │ │ - andseq r4, r6, r0, ror #19 │ │ │ │ - andseq r2, r6, r8, lsr pc │ │ │ │ - andseq fp, r5, r8, asr #13 │ │ │ │ + bl 2481c │ │ │ │ + ldr r1, [pc, #112] @ 7bd84 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 7a8b0 │ │ │ │ + b 7bcd4 │ │ │ │ + ldr r1, [pc, #100] @ 7bd88 │ │ │ │ + mov r2, #5 │ │ │ │ + ldr r0, [pc, #96] @ 7bd8c │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl 2481c │ │ │ │ + mov r1, r5 │ │ │ │ + bl 7a8b0 │ │ │ │ + b 7bcd4 │ │ │ │ + eoreq r1, pc, r0, lsr #1 │ │ │ │ + eoreq r1, pc, r4, rrx │ │ │ │ + eoreq r1, pc, r0, asr #32 │ │ │ │ + andseq r1, r7, r0, lsr #28 │ │ │ │ + andseq r1, r7, r0, lsl lr │ │ │ │ + ldrdeq r0, [pc], -ip @ │ │ │ │ + andseq r1, r7, r0, lsl #28 │ │ │ │ + andseq r1, r7, ip, lsr fp │ │ │ │ + andseq sl, r6, r0, asr #10 │ │ │ │ + @ instruction: 0x0016a9d4 │ │ │ │ + andseq r1, r7, r8, lsl #22 │ │ │ │ + andseq sl, r6, ip, lsl #10 │ │ │ │ + andseq r0, r6, r4, lsr #26 │ │ │ │ + @ instruction: 0x00171bf4 │ │ │ │ + andseq sl, r6, r4, ror #9 │ │ │ │ + andseq r1, r7, r0, lsr #21 │ │ │ │ + andseq sl, r6, r4, lsr #9 │ │ │ │ + mulseq r7, r4, r7 │ │ │ │ + andseq r1, r7, r8, ror #25 │ │ │ │ + andseq sl, r6, ip, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-20]! @ 0xffffffec │ │ │ │ sub ip, sp, ip │ │ │ │ - str r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r4, [pc, #464] @ 78aec │ │ │ │ - sub sp, sp, #16 │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str lr, [sp, #16] │ │ │ │ + str r0, [ip, #4056] @ 0xfd8 │ │ │ │ + ldr r4, [pc, #484] @ 7bf94 │ │ │ │ + sub sp, sp, #20 │ │ │ │ add r4, pc, r4 │ │ │ │ ldrb r3, [r4, #1064] @ 0x428 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 78a8c │ │ │ │ + beq 7bf38 │ │ │ │ ldr r2, [r4, #1064] @ 0x428 │ │ │ │ - ldr r3, [pc, #440] @ 78af0 │ │ │ │ + movw r3, #24941 @ 0x616d │ │ │ │ + movt r3, #28265 @ 0x6e69 │ │ │ │ add r4, r4, #1056 @ 0x420 │ │ │ │ - cmp r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ add r4, r4, #8 │ │ │ │ - beq 78a58 │ │ │ │ - ldr r3, [pc, #420] @ 78af4 │ │ │ │ - ldr r2, [pc, #420] @ 78af8 │ │ │ │ + cmp r2, r3 │ │ │ │ + beq 7bf04 │ │ │ │ + ldr r3, [pc, #432] @ 7bf98 │ │ │ │ + movw r2, #27760 @ 0x6c70 │ │ │ │ + movt r2, #31073 @ 0x7961 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r3, #1064] @ 0x428 │ │ │ │ add r3, r3, #1056 @ 0x420 │ │ │ │ - cmp r1, r2 │ │ │ │ add r3, r3, #8 │ │ │ │ - beq 78a20 │ │ │ │ - ldr r3, [pc, #396] @ 78afc │ │ │ │ - ldr r2, [pc, #396] @ 78b00 │ │ │ │ + cmp r1, r2 │ │ │ │ + beq 7bec8 │ │ │ │ + ldr r3, [pc, #400] @ 7bf9c │ │ │ │ + movw r2, #25965 @ 0x656d │ │ │ │ + movt r2, #30062 @ 0x756e │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r3, #1064] @ 0x428 │ │ │ │ add r3, r3, #1056 @ 0x420 │ │ │ │ - cmp r1, r2 │ │ │ │ add r3, r3, #8 │ │ │ │ - beq 78ab8 │ │ │ │ - ldr r4, [pc, #372] @ 78b04 │ │ │ │ + cmp r1, r2 │ │ │ │ + beq 7bf60 │ │ │ │ + ldr r4, [pc, #368] @ 7bfa0 │ │ │ │ mov r2, #0 │ │ │ │ - add r4, pc, r4 │ │ │ │ mov r1, #44 @ 0x2c │ │ │ │ mov r0, r5 │ │ │ │ + add r4, pc, r4 │ │ │ │ + ldr r7, [r4, #1096] @ 0x448 │ │ │ │ + bl 627dc │ │ │ │ ldr r6, [r4, #1096] @ 0x448 │ │ │ │ - bl 600e0 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #44 @ 0x2c │ │ │ │ - str r0, [r6, #108] @ 0x6c │ │ │ │ + str r0, [r7, #108] @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ - ldr r6, [r4, #1096] @ 0x448 │ │ │ │ - bl 600e0 │ │ │ │ - mov r2, #2 │ │ │ │ - mov r1, #44 @ 0x2c │ │ │ │ + bl 627dc │ │ │ │ mov r3, r0 │ │ │ │ - str r3, [r6, #112] @ 0x70 │ │ │ │ + mov r2, #2 │ │ │ │ mov r0, r5 │ │ │ │ + mov r1, #44 @ 0x2c │ │ │ │ ldr r5, [r4, #1096] @ 0x448 │ │ │ │ - bl 600e0 │ │ │ │ + str r3, [r6, #112] @ 0x70 │ │ │ │ + bl 627dc │ │ │ │ ldr ip, [r4, #1096] @ 0x448 │ │ │ │ - ldr r2, [pc, #292] @ 78b08 │ │ │ │ + add r3, r4, #8 │ │ │ │ mov r1, #7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r0 │ │ │ │ - str r3, [r5, #116] @ 0x74 │ │ │ │ + str r0, [r5, #116] @ 0x74 │ │ │ │ + mov r0, #2 │ │ │ │ + ldr r2, [pc, #272] @ 7bfa4 │ │ │ │ ldr lr, [ip, #116] @ 0x74 │ │ │ │ + add r2, pc, r2 │ │ │ │ str lr, [sp, #8] │ │ │ │ ldr lr, [ip, #112] @ 0x70 │ │ │ │ str lr, [sp, #4] │ │ │ │ ldr ip, [ip, #108] @ 0x6c │ │ │ │ - mov r0, #2 │ │ │ │ - add r3, r4, #8 │ │ │ │ str ip, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ + bl b155c │ │ │ │ mov r0, #0 │ │ │ │ + add sp, sp, #20 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ add sp, sp, #16 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - ldr r2, [pc, #228] @ 78b0c │ │ │ │ - ldr r3, [r3, #4] │ │ │ │ - cmp r3, r2 │ │ │ │ - bne 78968 │ │ │ │ - ldr r1, [pc, #216] @ 78b10 │ │ │ │ - ldr r0, [pc, #216] @ 78b14 │ │ │ │ - add r1, pc, r1 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r2, [r3, #4] │ │ │ │ + movw r3, #24930 @ 0x6162 │ │ │ │ + movt r3, #114 @ 0x72 │ │ │ │ + cmp r2, r3 │ │ │ │ + bne 7be04 │ │ │ │ + ldr r1, [pc, #196] @ 7bfa8 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #192] @ 7bfac │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r1, [pc, #200] @ 78b18 │ │ │ │ + bl 2481c │ │ │ │ + ldr r1, [pc, #180] @ 7bfb0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 774f0 │ │ │ │ - b 78aac │ │ │ │ + bl 7a8b0 │ │ │ │ + b 7bf58 │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 78948 │ │ │ │ - ldr r1, [pc, #176] @ 78b1c │ │ │ │ - ldr r0, [pc, #176] @ 78b20 │ │ │ │ - add r1, pc, r1 │ │ │ │ + bne 7bde0 │ │ │ │ + ldr r1, [pc, #156] @ 7bfb4 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #152] @ 7bfb8 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r1, [pc, #160] @ 78b24 │ │ │ │ + bl 2481c │ │ │ │ + ldr r1, [pc, #140] @ 7bfbc │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 774f0 │ │ │ │ - b 78aac │ │ │ │ - ldr r1, [pc, #148] @ 78b28 │ │ │ │ - ldr r0, [pc, #148] @ 78b2c │ │ │ │ + bl 7a8b0 │ │ │ │ + b 7bf58 │ │ │ │ + ldr r1, [pc, #128] @ 7bfc0 │ │ │ │ + mov r2, #5 │ │ │ │ + ldr r0, [pc, #124] @ 7bfc4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r2, #5 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ add r1, r4, #8 │ │ │ │ - bl 774f0 │ │ │ │ + bl 7a8b0 │ │ │ │ mov r0, #1 │ │ │ │ - add sp, sp, #16 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + b 7beb4 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 78988 │ │ │ │ - ldr r1, [pc, #100] @ 78b30 │ │ │ │ - ldr r0, [pc, #100] @ 78b34 │ │ │ │ - add r1, pc, r1 │ │ │ │ + bne 7be28 │ │ │ │ + ldr r1, [pc, #84] @ 7bfc8 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #80] @ 7bfcc │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r1, [pc, #84] @ 78b38 │ │ │ │ - add r1, pc, r1 │ │ │ │ - bl 774f0 │ │ │ │ - b 78aac │ │ │ │ - ldrdeq r4, [sp], -ip @ │ │ │ │ - cdpvs 1, 6, cr6, cr9, cr13, {3} │ │ │ │ - eoreq r4, sp, r8, lsr #5 │ │ │ │ - stmdbvc r1!, {r4, r5, r6, sl, fp, sp, lr}^ │ │ │ │ - eoreq r4, sp, r8, lsl #5 │ │ │ │ - strbvc r6, [lr, #-1389]! @ 0xfffffa93 │ │ │ │ - eoreq r4, sp, r8, ror #4 │ │ │ │ - andseq r2, r6, r8, lsl #28 │ │ │ │ - rsbseq r6, r2, r2, ror #2 │ │ │ │ - andseq r2, r6, r8, lsl fp │ │ │ │ - andseq fp, r5, r8, lsl r5 │ │ │ │ - andseq fp, r5, ip, lsr #19 │ │ │ │ - andseq r2, r6, r4, ror #21 │ │ │ │ - andseq fp, r5, r4, ror #9 │ │ │ │ - andseq r0, r5, ip, asr sl │ │ │ │ - @ instruction: 0x00162bd0 │ │ │ │ - andseq fp, r5, r0, asr #9 │ │ │ │ - andseq r2, r6, r4, lsl #21 │ │ │ │ - andseq fp, r5, r4, lsl #9 │ │ │ │ - andseq r4, r6, r4, ror r7 │ │ │ │ + bl 2481c │ │ │ │ + ldr r1, [pc, #68] @ 7bfd0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 7a8b0 │ │ │ │ + b 7bf58 │ │ │ │ + eoreq r0, pc, r8, asr #28 │ │ │ │ + eoreq r0, pc, ip, lsl #28 │ │ │ │ + eoreq r0, pc, r8, ror #27 │ │ │ │ + eoreq r0, pc, r0, asr #27 │ │ │ │ + andseq r1, r7, r8, lsr #23 │ │ │ │ + @ instruction: 0x001718b8 │ │ │ │ + @ instruction: 0x0016a2bc │ │ │ │ + andseq sl, r6, r0, asr r7 │ │ │ │ + andseq r1, r7, r4, lsl #17 │ │ │ │ + andseq sl, r6, r8, lsl #5 │ │ │ │ + andseq pc, r5, r0, lsl #16 │ │ │ │ + andseq r1, r7, r0, ror r9 │ │ │ │ + andseq sl, r6, r0, ror #4 │ │ │ │ + andseq r1, r7, r8, lsr #16 │ │ │ │ + andseq sl, r6, ip, lsr #4 │ │ │ │ + andseq r3, r7, ip, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ + strd r4, [sp, #-28]! @ 0xffffffe4 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + str lr, [sp, #24] │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ - ldr r4, [pc, #740] @ 78e38 │ │ │ │ - ldr r2, [pc, #740] @ 78e3c │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldrb r3, [r4, #1064] @ 0x428 │ │ │ │ - add r2, pc, r2 │ │ │ │ - cmp r3, #0 │ │ │ │ - ldr r3, [pc, #724] @ 78e40 │ │ │ │ + ldr r2, [pc, #784] @ 7c308 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ + ldr r3, [pc, #780] @ 7c30c │ │ │ │ + ldr r4, [pc, #780] @ 7c310 │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ + add r4, pc, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ - beq 78d68 │ │ │ │ + ldrb r3, [r4, #1064] @ 0x428 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 7c224 │ │ │ │ ldr r2, [r4, #1064] @ 0x428 │ │ │ │ - ldr r3, [pc, #696] @ 78e44 │ │ │ │ + movw r3, #24941 @ 0x616d │ │ │ │ + movt r3, #28265 @ 0x6e69 │ │ │ │ add r4, r4, #1056 @ 0x420 │ │ │ │ - cmp r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ add r4, r4, #8 │ │ │ │ - beq 78d34 │ │ │ │ - ldr r3, [pc, #676] @ 78e48 │ │ │ │ - ldr r2, [pc, #676] @ 78e4c │ │ │ │ + cmp r2, r3 │ │ │ │ + beq 7c1f0 │ │ │ │ + ldr r3, [pc, #712] @ 7c314 │ │ │ │ + movw r2, #26998 @ 0x6976 │ │ │ │ + movt r2, #25956 @ 0x6564 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r3, #1064] @ 0x428 │ │ │ │ add r3, r3, #1056 @ 0x420 │ │ │ │ - cmp r1, r2 │ │ │ │ add r3, r3, #8 │ │ │ │ - beq 78d00 │ │ │ │ - ldr r3, [pc, #652] @ 78e50 │ │ │ │ - ldr r2, [pc, #652] @ 78e54 │ │ │ │ + cmp r1, r2 │ │ │ │ + beq 7c1bc │ │ │ │ + ldr r3, [pc, #680] @ 7c318 │ │ │ │ + movw r2, #27760 @ 0x6c70 │ │ │ │ + movt r2, #31073 @ 0x7961 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r3, #1064] @ 0x428 │ │ │ │ add r3, r3, #1056 @ 0x420 │ │ │ │ - cmp r1, r2 │ │ │ │ add r3, r3, #8 │ │ │ │ - beq 78db8 │ │ │ │ + cmp r1, r2 │ │ │ │ + beq 7c284 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #44 @ 0x2c │ │ │ │ mov r0, r5 │ │ │ │ - bl 600e0 │ │ │ │ + bl 627dc │ │ │ │ + mov r9, r0 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #44 @ 0x2c │ │ │ │ - mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 600e0 │ │ │ │ + bl 627dc │ │ │ │ + mov r8, r0 │ │ │ │ mov r2, #2 │ │ │ │ mov r1, #44 @ 0x2c │ │ │ │ - mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 600e0 │ │ │ │ + bl 627dc │ │ │ │ + mov r7, r0 │ │ │ │ mov r2, #3 │ │ │ │ mov r1, #44 @ 0x2c │ │ │ │ - mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 600e0 │ │ │ │ + bl 627dc │ │ │ │ mov r3, #32 │ │ │ │ - mov r2, #44 @ 0x2c │ │ │ │ - str r3, [sp] │ │ │ │ - mov r3, #4 │ │ │ │ - mov r9, r0 │ │ │ │ + mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r5, sp, #20 │ │ │ │ + mov r2, #44 @ 0x2c │ │ │ │ mov r1, r5 │ │ │ │ - bl 60050 │ │ │ │ + str r3, [sp] │ │ │ │ + mov r3, #4 │ │ │ │ + bl 62738 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6052c │ │ │ │ + bl 62c78 │ │ │ │ cmn r0, #1 │ │ │ │ mov r4, r0 │ │ │ │ - beq 78e10 │ │ │ │ - ldr r0, [pc, #496] @ 78e58 │ │ │ │ + beq 7c2e0 │ │ │ │ + ldr r0, [pc, #516] @ 7c31c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 776cc │ │ │ │ - ldr r2, [pc, #484] @ 78e5c │ │ │ │ + bl 7aaa4 │ │ │ │ + ldr r2, [pc, #504] @ 7c320 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r2, #1100] @ 0x44c │ │ │ │ ldr r3, [r1] │ │ │ │ cmp r3, #62 @ 0x3e │ │ │ │ - bgt 78df0 │ │ │ │ + bgt 7c2c0 │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r2, #1104] @ 0x450 │ │ │ │ str r3, [r1] │ │ │ │ add r3, r3, r3, lsl #3 │ │ │ │ - adds r2, r0, r3, lsl #4 │ │ │ │ lsl r3, r3, #4 │ │ │ │ - beq 78d88 │ │ │ │ + adds r2, r0, r3 │ │ │ │ + beq 7c244 │ │ │ │ mov ip, #9 │ │ │ │ str ip, [r0, r3] │ │ │ │ - strd r6, [r2, #4] │ │ │ │ - strd r8, [r2, #12] │ │ │ │ + mov r0, #2 │ │ │ │ + str r9, [r2, #4] │ │ │ │ + str r8, [r2, #8] │ │ │ │ + str r7, [r2, #12] │ │ │ │ + str r6, [r2, #16] │ │ │ │ str r4, [r2, #104] @ 0x68 │ │ │ │ - ldr r2, [pc, #416] @ 78e60 │ │ │ │ + ldr r2, [pc, #424] @ 7c324 │ │ │ │ ldr r3, [r1] │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #7 │ │ │ │ - mov r0, #2 │ │ │ │ - strd r8, [sp, #8] │ │ │ │ - str r7, [sp, #4] │ │ │ │ - str r6, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #384] @ 78e64 │ │ │ │ - mov r0, #2 │ │ │ │ + str r9, [sp] │ │ │ │ + str r8, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ + str r7, [sp, #8] │ │ │ │ + str r6, [sp, #12] │ │ │ │ + bl b155c │ │ │ │ + ldr r2, [pc, #392] @ 7c328 │ │ │ │ + mov r0, #2 │ │ │ │ mov r1, #7 │ │ │ │ mov r3, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r0, #0 │ │ │ │ - b 78d8c │ │ │ │ + b 7c248 │ │ │ │ ldrh r3, [r3, #4] │ │ │ │ cmp r3, #111 @ 0x6f │ │ │ │ - bne 78bbc │ │ │ │ - ldr r1, [pc, #340] @ 78e68 │ │ │ │ - ldr r0, [pc, #340] @ 78e6c │ │ │ │ - add r1, pc, r1 │ │ │ │ + bne 7c068 │ │ │ │ + ldr r1, [pc, #348] @ 7c32c │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #344] @ 7c330 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r1, [pc, #324] @ 78e70 │ │ │ │ + bl 2481c │ │ │ │ + ldr r1, [pc, #332] @ 7c334 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 774f0 │ │ │ │ - b 78d88 │ │ │ │ + bl 7a8b0 │ │ │ │ + b 7c244 │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 78b9c │ │ │ │ - ldr r1, [pc, #300] @ 78e74 │ │ │ │ - ldr r0, [pc, #300] @ 78e78 │ │ │ │ - add r1, pc, r1 │ │ │ │ + bne 7c044 │ │ │ │ + ldr r1, [pc, #308] @ 7c338 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #304] @ 7c33c │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r1, [pc, #284] @ 78e7c │ │ │ │ + bl 2481c │ │ │ │ + ldr r1, [pc, #292] @ 7c340 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 774f0 │ │ │ │ - b 78d88 │ │ │ │ - ldr r1, [pc, #272] @ 78e80 │ │ │ │ - ldr r0, [pc, #272] @ 78e84 │ │ │ │ + bl 7a8b0 │ │ │ │ + b 7c244 │ │ │ │ + ldr r1, [pc, #280] @ 7c344 │ │ │ │ + mov r2, #5 │ │ │ │ + ldr r0, [pc, #276] @ 7c348 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r2, #5 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ add r1, r4, #8 │ │ │ │ - bl 774f0 │ │ │ │ + bl 7a8b0 │ │ │ │ mov r0, #1 │ │ │ │ - ldr r2, [pc, #244] @ 78e88 │ │ │ │ - ldr r3, [pc, #168] @ 78e40 │ │ │ │ + ldr r2, [pc, #252] @ 7c34c │ │ │ │ + ldr r3, [pc, #184] @ 7c30c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 78e34 │ │ │ │ + bne 7c304 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldr r2, [pc, #204] @ 78e8c │ │ │ │ - ldr r3, [r3, #4] │ │ │ │ - cmp r3, r2 │ │ │ │ - bne 78bdc │ │ │ │ - ldr r1, [pc, #192] @ 78e90 │ │ │ │ - ldr r0, [pc, #192] @ 78e94 │ │ │ │ - add r1, pc, r1 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + add sp, sp, #24 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r2, [r3, #4] │ │ │ │ + movw r3, #24930 @ 0x6162 │ │ │ │ + movt r3, #114 @ 0x72 │ │ │ │ + cmp r2, r3 │ │ │ │ + bne 7c08c │ │ │ │ + ldr r1, [pc, #176] @ 7c350 │ │ │ │ mov r2, #5 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r1, [pc, #176] @ 78e98 │ │ │ │ + ldr r0, [pc, #172] @ 7c354 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 774f0 │ │ │ │ - b 78d88 │ │ │ │ - ldr r1, [pc, #164] @ 78e9c │ │ │ │ - ldr r0, [pc, #164] @ 78ea0 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl 2481c │ │ │ │ + ldr r1, [pc, #160] @ 7c358 │ │ │ │ add r1, pc, r1 │ │ │ │ + bl 7a8b0 │ │ │ │ + b 7c244 │ │ │ │ + ldr r1, [pc, #148] @ 7c35c │ │ │ │ mov r2, #5 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - bl 774f0 │ │ │ │ - b 78d88 │ │ │ │ - ldr r1, [pc, #140] @ 78ea4 │ │ │ │ - ldr r0, [pc, #140] @ 78ea8 │ │ │ │ + ldr r0, [pc, #144] @ 7c360 │ │ │ │ add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl 2481c │ │ │ │ + bl 7a8b0 │ │ │ │ + b 7c244 │ │ │ │ + ldr r1, [pc, #124] @ 7c364 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #120] @ 7c368 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r5 │ │ │ │ - bl 774f0 │ │ │ │ - b 78d88 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq r4, sp, r4, lsr #1 │ │ │ │ - eoreq r5, ip, r4, ror #14 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - cdpvs 1, 6, cr6, cr9, cr13, {3} │ │ │ │ - eoreq r4, sp, r4, asr r0 │ │ │ │ - strbvs r6, [r4, #-2422]! @ 0xfffff68a │ │ │ │ - eoreq r4, sp, r4, lsr r0 │ │ │ │ - stmdbvc r1!, {r4, r5, r6, sl, fp, sp, lr}^ │ │ │ │ - andseq fp, r5, r0, lsr #2 │ │ │ │ - eoreq r3, sp, r4, lsl #31 │ │ │ │ - andseq r2, r6, r8, ror #22 │ │ │ │ - andseq r2, r6, r8, ror #22 │ │ │ │ - andseq r2, r6, ip, lsr r8 │ │ │ │ - andseq fp, r5, ip, lsr r2 │ │ │ │ - andseq r1, r5, r4, asr sl │ │ │ │ - andseq r2, r6, r8, lsl #16 │ │ │ │ - andseq fp, r5, r8, lsl #4 │ │ │ │ - andseq r0, r5, r0, lsl #15 │ │ │ │ - @ instruction: 0x001628f4 │ │ │ │ - andseq fp, r5, r4, ror #3 │ │ │ │ - eoreq r5, ip, ip, lsr #10 │ │ │ │ - rsbseq r6, r2, r2, ror #2 │ │ │ │ - andseq r2, r6, r0, lsl #15 │ │ │ │ - andseq fp, r5, r0, lsl #3 │ │ │ │ - andseq fp, r5, r4, lsl r6 │ │ │ │ - andseq r2, r6, r4, ror r9 │ │ │ │ - andseq fp, r5, r8, asr r1 │ │ │ │ - @ instruction: 0x001629f8 │ │ │ │ - andseq fp, r5, r8, lsr r1 │ │ │ │ + bl 7a8b0 │ │ │ │ + b 7c244 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + ldrdeq r2, [lr], -r0 @ │ │ │ │ + muleq r0, ip, ip │ │ │ │ + strdeq r0, [pc], -r0 @ │ │ │ │ + eoreq r0, pc, r8, lsr #23 │ │ │ │ + eoreq r0, pc, r4, lsl #23 │ │ │ │ + andseq r9, r6, r0, asr #29 │ │ │ │ + ldrdeq r0, [pc], -r4 @ │ │ │ │ + @ instruction: 0x001718f0 │ │ │ │ + @ instruction: 0x001718f0 │ │ │ │ + andseq r1, r7, ip, asr #11 │ │ │ │ + @ instruction: 0x00169fd0 │ │ │ │ + andseq r0, r6, r8, ror #15 │ │ │ │ + mulseq r7, r8, r5 │ │ │ │ + mulseq r6, ip, pc @ │ │ │ │ + andseq pc, r5, r4, lsl r5 @ │ │ │ │ + andseq r1, r7, r4, lsl #13 │ │ │ │ + andseq r9, r6, r4, ror pc │ │ │ │ + eoreq r2, lr, r0, lsl #1 │ │ │ │ + @ instruction: 0x001714fc │ │ │ │ + andseq r9, r6, r0, lsl #30 │ │ │ │ + mulseq r6, r4, r3 │ │ │ │ + @ instruction: 0x001716f0 │ │ │ │ + @ instruction: 0x00169ed8 │ │ │ │ + andseq r1, r7, r4, ror r7 │ │ │ │ + @ instruction: 0x00169eb8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5ec00 │ │ │ │ - ldr r3, [pc, #188] @ 78f88 │ │ │ │ - add r3, pc, r3 │ │ │ │ + bl 611f0 │ │ │ │ + ldr r3, [pc, #188] @ 7c450 │ │ │ │ add r2, r0, #8 │ │ │ │ mov r4, r0 │ │ │ │ + add r3, pc, r3 │ │ │ │ cmp r2, #7 │ │ │ │ - bhi 78f08 │ │ │ │ + bhi 7c3d0 │ │ │ │ ldrb r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop {0} │ │ │ │ - ldr r1, [pc, #156] @ 78f8c │ │ │ │ - ldr r0, [pc, #156] @ 78f90 │ │ │ │ + ldr r1, [pc, #156] @ 7c454 │ │ │ │ + mov r2, #5 │ │ │ │ + ldr r0, [pc, #152] @ 7c458 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r2, #5 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r5 │ │ │ │ - bl 774f0 │ │ │ │ + bl 7a8b0 │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - ldr r1, [pc, #124] @ 78f94 │ │ │ │ - ldr r0, [pc, #124] @ 78f98 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r1, [pc, #112] @ 7c45c │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #108] @ 7c460 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r5 │ │ │ │ - bl 774f0 │ │ │ │ - mov r0, r4 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - ldr r1, [pc, #92] @ 78f9c │ │ │ │ - ldr r0, [pc, #92] @ 78fa0 │ │ │ │ + bl 7a8b0 │ │ │ │ + b 7c3d0 │ │ │ │ + ldr r1, [pc, #84] @ 7c464 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #80] @ 7c468 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r5 │ │ │ │ - bl 774f0 │ │ │ │ - mov r0, r4 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - ldr r1, [pc, #60] @ 78fa4 │ │ │ │ - ldr r0, [pc, #60] @ 78fa8 │ │ │ │ + bl 7a8b0 │ │ │ │ + b 7c3d0 │ │ │ │ + ldr r1, [pc, #56] @ 7c46c │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #52] @ 7c470 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r5 │ │ │ │ - bl 774f0 │ │ │ │ - mov r0, r4 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - andseq r0, lr, r6, lsl #3 │ │ │ │ - @ instruction: 0x001629dc │ │ │ │ - andseq fp, r5, r4, rrx │ │ │ │ - andseq r2, r6, r0, asr r9 │ │ │ │ - andseq fp, r5, r8, lsr r0 │ │ │ │ - andseq r2, r6, r0, ror r9 │ │ │ │ - andseq fp, r5, r0, lsl r0 │ │ │ │ - andseq r2, r6, r8, ror r9 │ │ │ │ - andseq sl, r5, r8, ror #31 │ │ │ │ + bl 7a8b0 │ │ │ │ + b 7c3d0 │ │ │ │ + andseq lr, lr, r6, lsl #30 │ │ │ │ + andseq r1, r7, r0, ror #14 │ │ │ │ + andseq r9, r6, r8, ror #27 │ │ │ │ + andseq r1, r7, ip, asr #13 │ │ │ │ + @ instruction: 0x00169db4 │ │ │ │ + @ instruction: 0x001716f0 │ │ │ │ + mulseq r6, r0, sp │ │ │ │ + @ instruction: 0x001716fc │ │ │ │ + andseq r9, r6, ip, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #2936] @ 0xb78 │ │ │ │ - ldr r6, [pc, #1708] @ 79670 │ │ │ │ - ldr r2, [pc, #1708] @ 79674 │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldrb r3, [r6, #1064] @ 0x428 │ │ │ │ - add r2, pc, r2 │ │ │ │ - cmp r3, #0 │ │ │ │ - ldr r3, [pc, #1692] @ 79678 │ │ │ │ + ldr r2, [pc, #1756] @ 7cb78 │ │ │ │ sub sp, sp, #1120 @ 0x460 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #4 │ │ │ │ + ldr r3, [pc, #1748] @ 7cb7c │ │ │ │ + ldr r6, [pc, #1748] @ 7cb80 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + add r6, pc, r6 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #1116] @ 0x45c │ │ │ │ mov r3, #0 │ │ │ │ - beq 79448 │ │ │ │ + ldrb r3, [r6, #1064] @ 0x428 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 7c934 │ │ │ │ ldr r2, [r6, #1064] @ 0x428 │ │ │ │ - ldr r3, [pc, #1660] @ 7967c │ │ │ │ + movw r3, #26998 @ 0x6976 │ │ │ │ + movt r3, #25956 @ 0x6564 │ │ │ │ add r6, r6, #1056 @ 0x420 │ │ │ │ - cmp r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ mov r4, r1 │ │ │ │ add r6, r6, #8 │ │ │ │ - beq 79414 │ │ │ │ - ldr r3, [pc, #1636] @ 79680 │ │ │ │ - ldr r2, [pc, #1636] @ 79684 │ │ │ │ + cmp r2, r3 │ │ │ │ + beq 7c900 │ │ │ │ + ldr r3, [pc, #1676] @ 7cb84 │ │ │ │ + movw r2, #25965 @ 0x656d │ │ │ │ + movt r2, #30062 @ 0x756e │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r3, #1064] @ 0x428 │ │ │ │ add r3, r3, #1056 @ 0x420 │ │ │ │ - cmp r1, r2 │ │ │ │ add r3, r3, #8 │ │ │ │ - beq 793e0 │ │ │ │ - add r7, sp, #96 @ 0x60 │ │ │ │ + cmp r1, r2 │ │ │ │ + beq 7c8cc │ │ │ │ mov r6, #256 @ 0x100 │ │ │ │ - sub r8, r7, #4 │ │ │ │ + add r7, sp, #96 @ 0x60 │ │ │ │ + sub r9, r7, #4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ - mov r1, r8 │ │ │ │ - mov r0, r4 │ │ │ │ + mov r1, r9 │ │ │ │ str r6, [sp] │ │ │ │ - bl 60050 │ │ │ │ + mov r0, r4 │ │ │ │ + add sl, sp, #348 @ 0x15c │ │ │ │ + bl 62738 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #44 @ 0x2c │ │ │ │ mov r0, r4 │ │ │ │ - bl 600e0 │ │ │ │ + bl 627dc │ │ │ │ mov r2, #2 │ │ │ │ mov r1, #44 @ 0x2c │ │ │ │ - add r9, sp, #348 @ 0x15c │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ - bl 600e0 │ │ │ │ + bl 627dc │ │ │ │ mov r3, #3 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ - mov r1, r9 │ │ │ │ str r6, [sp] │ │ │ │ + mov r1, sl │ │ │ │ str r0, [sp, #32] │ │ │ │ mov r0, r4 │ │ │ │ - bl 60050 │ │ │ │ + bl 62738 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, #44 @ 0x2c │ │ │ │ mov r0, r4 │ │ │ │ - bl 600e0 │ │ │ │ + bl 627dc │ │ │ │ ldr r6, [r5] │ │ │ │ - cmp r6, #7 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ - beq 794c4 │ │ │ │ + cmp r6, #7 │ │ │ │ + beq 7c9c4 │ │ │ │ + mov r3, #10 │ │ │ │ + mov fp, #6 │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ + mov r3, #9 │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #8 │ │ │ │ - mov r0, #10 │ │ │ │ - mov r1, #9 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - mov sl, #7 │ │ │ │ - mov fp, #6 │ │ │ │ + mov r3, #7 │ │ │ │ + str r3, [sp, #56] @ 0x38 │ │ │ │ mov r3, #5 │ │ │ │ - strd r0, [sp, #48] @ 0x30 │ │ │ │ + mov r8, #512 @ 0x200 │ │ │ │ add r6, sp, #604 @ 0x25c │ │ │ │ - mov r2, #512 @ 0x200 │ │ │ │ mov r0, r4 │ │ │ │ - mov r1, r6 │ │ │ │ - str r2, [sp] │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ + mov r1, r6 │ │ │ │ + str r8, [sp] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - bl 60050 │ │ │ │ + bl 62738 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, #44 @ 0x2c │ │ │ │ + mov r0, r4 │ │ │ │ mov r2, r3 │ │ │ │ ldrh r3, [r6] │ │ │ │ - mov r0, r4 │ │ │ │ subs r3, r3, #45 @ 0x2d │ │ │ │ movne r3, #1 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ - bl 600e0 │ │ │ │ + bl 627dc │ │ │ │ mov r2, fp │ │ │ │ mov r1, #44 @ 0x2c │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ - bl 600e0 │ │ │ │ - mov r2, sl │ │ │ │ + bl 627dc │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r1, #44 @ 0x2c │ │ │ │ - str r0, [sp, #56] @ 0x38 │ │ │ │ + mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 600e0 │ │ │ │ + bl 627dc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r1, #44 @ 0x2c │ │ │ │ - mov fp, r0 │ │ │ │ + str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r4 │ │ │ │ - bl 600e0 │ │ │ │ + bl 627dc │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov r1, #44 @ 0x2c │ │ │ │ - mov sl, r0 │ │ │ │ + str r0, [sp, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ - bl 600e0 │ │ │ │ - mov r2, #512 @ 0x200 │ │ │ │ + bl 627dc │ │ │ │ + mov r2, r0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ + mov r0, r4 │ │ │ │ mov r1, r6 │ │ │ │ - str r2, [sp] │ │ │ │ + str r8, [sp] │ │ │ │ + mov r8, r2 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ - str r0, [sp, #44] @ 0x2c │ │ │ │ - mov r0, r4 │ │ │ │ - bl 60050 │ │ │ │ + bl 62738 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6052c │ │ │ │ + bl 62c78 │ │ │ │ cmn r0, #1 │ │ │ │ mov r4, r0 │ │ │ │ - beq 79538 │ │ │ │ - ldr r0, [pc, #1244] @ 79688 │ │ │ │ + beq 7ca40 │ │ │ │ + ldr r0, [pc, #1268] @ 7cb88 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 776cc │ │ │ │ + bl 7aaa4 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ - bhi 7956c │ │ │ │ + bhi 7ca74 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eor r3, r3, #1 │ │ │ │ cmp r4, #35 @ 0x23 │ │ │ │ movne r3, #0 │ │ │ │ andeq r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 7949c │ │ │ │ + beq 7c99c │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ strh r3, [r7, #-12] │ │ │ │ mvn r3, #0 │ │ │ │ add r7, sp, #84 @ 0x54 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r3, [pc, #1164] @ 7968c │ │ │ │ - ldr r2, [pc, #1164] @ 79690 │ │ │ │ - ldr r1, [sp, #56] @ 0x38 │ │ │ │ + mov r0, #2 │ │ │ │ + strd sl, [sp] │ │ │ │ + ldr r1, [sp, #52] @ 0x34 │ │ │ │ + ldr r2, [pc, #1180] @ 7cb8c │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r3, [pc, #1176] @ 7cb90 │ │ │ │ + str r1, [sp, #12] │ │ │ │ + mov r1, #7 │ │ │ │ + str r8, [sp, #16] │ │ │ │ + add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #8 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r0, #2 │ │ │ │ - str r1, [sp, #4] │ │ │ │ - str sl, [sp, #12] │ │ │ │ + bl b155c │ │ │ │ + ldr r0, [sp, #28] │ │ │ │ + mov r3, r9 │ │ │ │ mov r1, #7 │ │ │ │ - str fp, [sp, #8] │ │ │ │ - str r9, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #1120] @ 79694 │ │ │ │ ldr ip, [sp, #32] │ │ │ │ - ldr lr, [sp, #28] │ │ │ │ - str ip, [sp, #4] │ │ │ │ - str lr, [sp] │ │ │ │ + ldr r2, [pc, #1132] @ 7cb94 │ │ │ │ + stm sp, {r0, ip} │ │ │ │ + mov r0, #2 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r2, [pc, #1116] @ 7cb98 │ │ │ │ mov r1, #7 │ │ │ │ mov r0, #2 │ │ │ │ - mov r3, r8 │ │ │ │ - bl ab6e0 │ │ │ │ str r7, [sp] │ │ │ │ - ldr r2, [pc, #1080] @ 79698 │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r7 │ │ │ │ - mov r1, #7 │ │ │ │ - mov r0, #2 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #1056] @ 7969c │ │ │ │ - mov r1, #7 │ │ │ │ - add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r2, [pc, #1088] @ 7cb9c │ │ │ │ mov r3, r6 │ │ │ │ + mov r1, #7 │ │ │ │ mov r0, #2 │ │ │ │ str r4, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r0, [sp, #28] │ │ │ │ + mov r3, #1 │ │ │ │ + str fp, [r5, #4] │ │ │ │ vldr s15, [sp, #40] @ 0x28 │ │ │ │ - ldr r1, [sp, #56] @ 0x38 │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - stmib r5, {r1, fp} │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr lr, [sp, #28] │ │ │ │ + str r8, [r5, #16] │ │ │ │ + ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr ip, [sp, #32] │ │ │ │ - mov r3, #1 │ │ │ │ - cmp r1, #7 │ │ │ │ - vstr s15, [r5, #84] @ 0x54 │ │ │ │ - str sl, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str lr, [r5, #72] @ 0x48 │ │ │ │ - str ip, [r5, #76] @ 0x4c │ │ │ │ - str r4, [r5, #104] @ 0x68 │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + str r0, [r5, #72] @ 0x48 │ │ │ │ str r7, [r5, #80] @ 0x50 │ │ │ │ + str r4, [r5, #104] @ 0x68 │ │ │ │ str r3, [r5, #136] @ 0x88 │ │ │ │ - beq 795a0 │ │ │ │ - ldr r3, [pc, #956] @ 796a0 │ │ │ │ + str r1, [r5, #12] │ │ │ │ + ldr r1, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str ip, [r5, #76] @ 0x4c │ │ │ │ + vstr s15, [r5, #84] @ 0x54 │ │ │ │ + cmp r1, #7 │ │ │ │ + beq 7caa8 │ │ │ │ ldr r2, [sp, #348] @ 0x15c │ │ │ │ - cmp r2, r3 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #36] @ 0x24 │ │ │ │ - beq 7955c │ │ │ │ + movw r3, #21838 @ 0x554e │ │ │ │ + movt r3, #19532 @ 0x4c4c │ │ │ │ + cmp r2, r3 │ │ │ │ + beq 7ca64 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 79628 │ │ │ │ - ldr r4, [pc, #924] @ 796a4 │ │ │ │ + beq 7cb30 │ │ │ │ + ldr r4, [pc, #944] @ 7cba0 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ + mov r0, r6 │ │ │ │ add r4, pc, r4 │ │ │ │ add r1, r4, #552 @ 0x228 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 25400 │ │ │ │ + bl 2532c │ │ │ │ + mov r1, sl │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ - mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ - bl 23e94 │ │ │ │ + bl 23dcc │ │ │ │ add r1, r5, #20 │ │ │ │ mov r0, r6 │ │ │ │ - bl 78eac │ │ │ │ + bl 7c36c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 79468 │ │ │ │ + bne 7c954 │ │ │ │ ldr r2, [r5, #24] │ │ │ │ + add r3, r4, #8 │ │ │ │ + mov r1, #7 │ │ │ │ + mov r0, #2 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ str r2, [sp] │ │ │ │ - ldr r2, [pc, #852] @ 796a8 │ │ │ │ - add r3, r4, #8 │ │ │ │ + ldr r2, [pc, #860] @ 7cba4 │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r1, #7 │ │ │ │ - mov r0, #2 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #820] @ 796a0 │ │ │ │ - ldr r1, [sp, #92] @ 0x5c │ │ │ │ + bl b155c │ │ │ │ + ldr r2, [sp, #92] @ 0x5c │ │ │ │ mov r3, #0 │ │ │ │ - cmp r1, r2 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ - beq 79590 │ │ │ │ - ldr r1, [pc, #808] @ 796ac │ │ │ │ + movw r3, #21838 @ 0x554e │ │ │ │ + movt r3, #19532 @ 0x4c4c │ │ │ │ + cmp r2, r3 │ │ │ │ + beq 7ca98 │ │ │ │ + ldr r1, [pc, #824] @ 7cba8 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ + mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #552 @ 0x228 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 25400 │ │ │ │ + bl 2532c │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ - mov r1, r8 │ │ │ │ + mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ - bl 23e94 │ │ │ │ + bl 23dcc │ │ │ │ add r1, r5, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 78eac │ │ │ │ + bl 7c36c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 79468 │ │ │ │ - ldr r2, [pc, #752] @ 796b0 │ │ │ │ + bne 7c954 │ │ │ │ + ldr r2, [pc, #768] @ 7cbac │ │ │ │ + mov r1, #7 │ │ │ │ + mov r0, #2 │ │ │ │ ldr ip, [r5, #44] @ 0x2c │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r1, #7 │ │ │ │ - mov r0, #2 │ │ │ │ str ip, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ + bl b155c │ │ │ │ mov r0, #0 │ │ │ │ - b 7946c │ │ │ │ + b 7c958 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 79034 │ │ │ │ - ldr r1, [pc, #704] @ 796b4 │ │ │ │ - ldr r0, [pc, #704] @ 796b8 │ │ │ │ - add r1, pc, r1 │ │ │ │ + bne 7c514 │ │ │ │ + ldr r1, [pc, #720] @ 7cbb0 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #716] @ 7cbb4 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r1, [pc, #688] @ 796bc │ │ │ │ + bl 2481c │ │ │ │ + ldr r1, [pc, #704] @ 7cbb8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 774f0 │ │ │ │ - b 79468 │ │ │ │ + bl 7a8b0 │ │ │ │ + b 7c954 │ │ │ │ ldrh r3, [r6, #4] │ │ │ │ cmp r3, #111 @ 0x6f │ │ │ │ - bne 79014 │ │ │ │ - ldr r1, [pc, #664] @ 796c0 │ │ │ │ - ldr r0, [pc, #664] @ 796c4 │ │ │ │ - add r1, pc, r1 │ │ │ │ + bne 7c4f0 │ │ │ │ + ldr r1, [pc, #680] @ 7cbbc │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #676] @ 7cbc0 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r1, [pc, #648] @ 796c8 │ │ │ │ + bl 2481c │ │ │ │ + ldr r1, [pc, #664] @ 7cbc4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 774f0 │ │ │ │ - b 79468 │ │ │ │ - ldr r1, [pc, #636] @ 796cc │ │ │ │ - ldr r0, [pc, #636] @ 796d0 │ │ │ │ + bl 7a8b0 │ │ │ │ + b 7c954 │ │ │ │ + ldr r1, [pc, #652] @ 7cbc8 │ │ │ │ + mov r2, #5 │ │ │ │ + ldr r0, [pc, #648] @ 7cbcc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r2, #5 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ add r1, r6, #8 │ │ │ │ - bl 774f0 │ │ │ │ + bl 7a8b0 │ │ │ │ mov r0, #1 │ │ │ │ - ldr r2, [pc, #608] @ 796d4 │ │ │ │ - ldr r3, [pc, #512] @ 79678 │ │ │ │ + ldr r2, [pc, #624] @ 7cbd0 │ │ │ │ + ldr r3, [pc, #536] @ 7cb7c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #1116] @ 0x45c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 79658 │ │ │ │ + bne 7cb60 │ │ │ │ add sp, sp, #1120 @ 0x460 │ │ │ │ add sp, sp, #4 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ - str r3, [sp] │ │ │ │ - ldr r3, [pc, #556] @ 796d8 │ │ │ │ sub r7, r7, #12 │ │ │ │ - add r3, pc, r3 │ │ │ │ mov r2, #5 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 21bf0 <__sprintf_chk@plt> │ │ │ │ - b 791f0 │ │ │ │ + str r3, [sp] │ │ │ │ + ldr r3, [pc, #536] @ 7cbd4 │ │ │ │ + add r3, pc, r3 │ │ │ │ + bl 21b58 <__sprintf_chk@plt> │ │ │ │ + b 7c6d8 │ │ │ │ mov r2, #5 │ │ │ │ mov r1, #44 @ 0x2c │ │ │ │ mov r0, r4 │ │ │ │ - bl 600e0 │ │ │ │ + mov fp, #10 │ │ │ │ + bl 627dc │ │ │ │ mov r2, #6 │ │ │ │ mov r1, #44 @ 0x2c │ │ │ │ - mov sl, #14 │ │ │ │ - mov fp, #13 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ mov r0, r4 │ │ │ │ - bl 600e0 │ │ │ │ - mov r1, #44 @ 0x2c │ │ │ │ + bl 627dc │ │ │ │ mov r2, r6 │ │ │ │ + mov r1, #44 @ 0x2c │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ - bl 600e0 │ │ │ │ + bl 627dc │ │ │ │ mov r2, #8 │ │ │ │ mov r1, #44 @ 0x2c │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ - bl 600e0 │ │ │ │ + bl 627dc │ │ │ │ + mov r3, #14 │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ + mov r3, #13 │ │ │ │ + str r0, [sp, #76] @ 0x4c │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #12 │ │ │ │ - strd sl, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - mov sl, #11 │ │ │ │ - mov fp, #10 │ │ │ │ + mov r3, #11 │ │ │ │ + str r3, [sp, #56] @ 0x38 │ │ │ │ mov r3, #9 │ │ │ │ - str r0, [sp, #76] @ 0x4c │ │ │ │ - b 790dc │ │ │ │ - ldr r1, [pc, #412] @ 796dc │ │ │ │ - ldr r0, [pc, #412] @ 796e0 │ │ │ │ - add r1, pc, r1 │ │ │ │ + b 7c5c4 │ │ │ │ + ldr r1, [pc, #400] @ 7cbd8 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #396] @ 7cbdc │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r6 │ │ │ │ - bl 774f0 │ │ │ │ - b 79468 │ │ │ │ - ldrb r3, [r9, #4] │ │ │ │ + bl 7a8b0 │ │ │ │ + b 7c954 │ │ │ │ + ldrb r3, [sl, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 79364 │ │ │ │ - b 792f4 │ │ │ │ - ldr r1, [pc, #368] @ 796e4 │ │ │ │ - ldr r0, [pc, #368] @ 796e8 │ │ │ │ - add r1, pc, r1 │ │ │ │ + beq 7c84c │ │ │ │ + b 7c7dc │ │ │ │ + ldr r1, [pc, #356] @ 7cbe0 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #352] @ 7cbe4 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ - bl 774f0 │ │ │ │ - b 79468 │ │ │ │ - ldrb r3, [r8, #4] │ │ │ │ + bl 7a8b0 │ │ │ │ + b 7c954 │ │ │ │ + ldrb r3, [r9, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 793d8 │ │ │ │ - b 7937c │ │ │ │ + beq 7c8c4 │ │ │ │ + b 7c868 │ │ │ │ + add r4, sp, #68 @ 0x44 │ │ │ │ ldr fp, [sp, #64] @ 0x40 │ │ │ │ - ldr r2, [pc, #320] @ 796ec │ │ │ │ - ldr r4, [sp, #76] @ 0x4c │ │ │ │ - ldr r7, [sp, #72] @ 0x48 │ │ │ │ - ldr sl, [sp, #68] @ 0x44 │ │ │ │ + mov r0, #2 │ │ │ │ + ldm r4, {r4, r7, r8} │ │ │ │ + ldr r2, [pc, #296] @ 7cbe8 │ │ │ │ mov r3, fp │ │ │ │ + stm sp, {r4, r7, r8} │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r0, #2 │ │ │ │ - str r4, [sp, #8] │ │ │ │ - str r7, [sp, #4] │ │ │ │ - str sl, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ - mov r2, sl │ │ │ │ + bl b155c │ │ │ │ + mov r2, r4 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r5 │ │ │ │ - bl 60620 │ │ │ │ - mov r2, r4 │ │ │ │ + bl 62da0 │ │ │ │ + mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ - mov r0, r5 │ │ │ │ vstr d0, [r5, #88] @ 0x58 │ │ │ │ - bl 60620 │ │ │ │ - vldr d7, [r5, #88] @ 0x58 │ │ │ │ - vsub.f64 d0, d0, d7 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 62da0 │ │ │ │ + vldr d16, [r5, #88] @ 0x58 │ │ │ │ + vsub.f64 d0, d0, d16 │ │ │ │ vcmpe.f64 d0, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi 79648 │ │ │ │ - vldr d7, [pc, #80] @ 79660 │ │ │ │ - vcmpe.f64 d0, d7 │ │ │ │ + bmi 7cb50 │ │ │ │ + vldr d16, [pc, #92] @ 7cb68 │ │ │ │ + vcmpe.f64 d0, d16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ldrmi r2, [pc, #212] @ 796f0 │ │ │ │ - ldrmi r3, [pc, #212] @ 796f4 │ │ │ │ vstrpl d0, [r5, #96] @ 0x60 │ │ │ │ - strdmi r2, [r5, #96] @ 0x60 │ │ │ │ - b 792dc │ │ │ │ - ldr r1, [pc, #200] @ 796f8 │ │ │ │ - ldr r0, [pc, #200] @ 796fc │ │ │ │ - add r1, pc, r1 │ │ │ │ + bpl 7c7c0 │ │ │ │ + movw r2, #11544 @ 0x2d18 │ │ │ │ + movt r2, #21572 @ 0x5444 │ │ │ │ + movw r3, #8699 @ 0x21fb │ │ │ │ + movt r3, #16409 @ 0x4019 │ │ │ │ + strd r2, [r5, #96] @ 0x60 │ │ │ │ + b 7c7c0 │ │ │ │ + ldr r1, [pc, #180] @ 7cbec │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #176] @ 7cbf0 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - bl 774f0 │ │ │ │ - b 79468 │ │ │ │ - vldr d7, [pc, #24] @ 79668 │ │ │ │ - vadd.f64 d0, d0, d7 │ │ │ │ + bl 2481c │ │ │ │ + bl 7a8b0 │ │ │ │ + b 7c954 │ │ │ │ + vldr d16, [pc, #24] @ 7cb70 │ │ │ │ + vadd.f64 d0, d0, d16 │ │ │ │ vstr d0, [r5, #96] @ 0x60 │ │ │ │ - b 792dc │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ + b 7c7c0 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ nop {0} │ │ │ │ ldmibls r9, {r1, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ svccc 0x00a99999 │ │ │ │ strbpl r2, [r4], #-3352 @ 0xfffff2e8 │ │ │ │ @ instruction: 0x401921fb │ │ │ │ - eoreq r3, sp, r4, lsr ip │ │ │ │ - strdeq r5, [ip], -r4 @ │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - strbvs r6, [r4, #-2422]! @ 0xfffff68a │ │ │ │ - ldrdeq r3, [sp], -ip @ │ │ │ │ - strbvc r6, [lr, #-1389]! @ 0xfffffa93 │ │ │ │ - @ instruction: 0x0015abdc │ │ │ │ - strdeq r3, [sp], -r4 @ │ │ │ │ - andseq r2, r6, r8, lsr #14 │ │ │ │ - andseq r2, r6, r8, lsl r7 │ │ │ │ - andseq r2, r6, ip, lsl r7 │ │ │ │ - @ instruction: 0x001625d0 │ │ │ │ - mcrrmi 5, 4, r5, ip, cr14 │ │ │ │ - strdeq r3, [sp], -r0 @ │ │ │ │ - andseq r2, r6, r0, lsr #13 │ │ │ │ - eoreq r3, sp, r4, ror r8 │ │ │ │ - andseq r2, r6, r0, asr r6 │ │ │ │ - andseq r2, r6, ip, asr r1 │ │ │ │ - andseq sl, r5, ip, asr fp │ │ │ │ - andseq r3, r6, ip, asr #28 │ │ │ │ - andseq r2, r6, r8, lsr #2 │ │ │ │ - andseq sl, r5, r8, lsr #22 │ │ │ │ - andseq r1, r5, r0, asr #6 │ │ │ │ - andseq r2, r6, r4, lsl r2 │ │ │ │ - andseq sl, r5, r4, lsl #22 │ │ │ │ - eoreq r4, ip, ip, asr #28 │ │ │ │ - andseq r2, r6, r0, lsl #9 │ │ │ │ - @ instruction: 0x001622d0 │ │ │ │ - andseq sl, r5, r0, lsl sl │ │ │ │ - mulseq r6, ip, r3 │ │ │ │ - @ instruction: 0x0015a9dc │ │ │ │ - andseq r2, r6, ip, ror #7 │ │ │ │ - strbpl r2, [r4], #-3352 @ 0xfffff2e8 │ │ │ │ - @ instruction: 0x401921fb │ │ │ │ - mulseq r6, ip, r3 │ │ │ │ - andseq sl, r5, r0, lsr #18 │ │ │ │ - mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ - sub ip, sp, ip │ │ │ │ - str r0, [ip, #4088] @ 0xff8 │ │ │ │ - ldr r2, [pc, #100] @ 7977c │ │ │ │ + eoreq r1, lr, r8, lsr #28 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eoreq r0, pc, r8, asr #14 │ │ │ │ + strdeq r0, [pc], -ip @ │ │ │ │ + andseq r9, r6, r4, asr #18 │ │ │ │ + andseq r1, r7, r4, lsl #9 │ │ │ │ + strdeq r0, [pc], -r4 @ │ │ │ │ + andseq r1, r7, ip, ror r4 │ │ │ │ + andseq r1, r7, r4, lsl #9 │ │ │ │ + andseq r1, r7, r4, lsr r3 │ │ │ │ + eoreq r0, pc, r4, lsl #8 │ │ │ │ + andseq r1, r7, r0, lsl #8 │ │ │ │ + eoreq r0, pc, r4, lsl #7 │ │ │ │ + andseq r1, r7, ip, lsr #7 │ │ │ │ + @ instruction: 0x00170ebc │ │ │ │ + andseq r9, r6, r0, asr #17 │ │ │ │ + @ instruction: 0x00172bb0 │ │ │ │ + andseq r0, r7, r8, lsl #29 │ │ │ │ + andseq r9, r6, ip, lsl #17 │ │ │ │ + andseq r0, r6, r4, lsr #1 │ │ │ │ + andseq r0, r7, r4, ror pc │ │ │ │ + andseq r9, r6, r4, ror #16 │ │ │ │ + eoreq r1, lr, r0, ror r9 │ │ │ │ + andseq r1, r7, r4, asr #3 │ │ │ │ + andseq r1, r7, r4, lsl r0 │ │ │ │ + andseq r9, r6, r8, asr r7 │ │ │ │ + andseq r1, r7, r0, ror #1 │ │ │ │ + andseq r9, r6, r4, lsr #14 │ │ │ │ + andseq r1, r7, r0, lsr r1 │ │ │ │ + andseq r1, r7, r0, ror #1 │ │ │ │ + andseq r9, r6, r8, ror #12 │ │ │ │ + ldr r2, [pc, #132] @ 7cc80 │ │ │ │ + mov r1, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [r2, #1100] @ 0x44c │ │ │ │ - ldr r3, [lr] │ │ │ │ + ldr r0, [r2, #1100] @ 0x44c │ │ │ │ + ldr r3, [r0] │ │ │ │ cmp r3, #62 @ 0x3e │ │ │ │ - bgt 79758 │ │ │ │ + bgt 7cc40 │ │ │ │ ldr ip, [r2, #1104] @ 0x450 │ │ │ │ add r3, r3, #1 │ │ │ │ add r2, r3, r3, lsl #3 │ │ │ │ - mov r1, r0 │ │ │ │ - adds r0, ip, r2, lsl #4 │ │ │ │ - str r3, [lr] │ │ │ │ - lsl r2, r2, #4 │ │ │ │ - beq 79774 │ │ │ │ - mov r3, #6 │ │ │ │ - pop {r4, lr} │ │ │ │ - str r3, [ip, r2] │ │ │ │ - b 78fac │ │ │ │ - ldr r1, [pc, #32] @ 79780 │ │ │ │ - ldr r0, [pc, #32] @ 79784 │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r2, #5 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - bl 774f0 │ │ │ │ + str r3, [r0] │ │ │ │ + lsl r3, r2, #4 │ │ │ │ + adds r0, ip, r3 │ │ │ │ + beq 7cc38 │ │ │ │ + mov r2, #6 │ │ │ │ + str r2, [ip, r3] │ │ │ │ + b 7c474 │ │ │ │ mov r0, #1 │ │ │ │ - pop {r4, pc} │ │ │ │ - eoreq r3, sp, r4, ror #9 │ │ │ │ - andseq r2, r6, ip │ │ │ │ - @ instruction: 0x0015a7f0 │ │ │ │ + bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - ldr r2, [pc, #100] @ 79804 │ │ │ │ + ldr r1, [pc, #40] @ 7cc84 │ │ │ │ + mov r2, #5 │ │ │ │ + ldr r0, [pc, #36] @ 7cc88 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl 2481c │ │ │ │ + bl 7a8b0 │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + mov r0, #1 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + strdeq pc, [lr], -ip @ │ │ │ │ + andseq r0, r7, ip, asr sp │ │ │ │ + andseq r9, r6, r4, asr #10 │ │ │ │ + ldr r2, [pc, #132] @ 7cd18 │ │ │ │ + mov r1, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [r2, #1100] @ 0x44c │ │ │ │ - ldr r3, [lr] │ │ │ │ + ldr r0, [r2, #1100] @ 0x44c │ │ │ │ + ldr r3, [r0] │ │ │ │ cmp r3, #62 @ 0x3e │ │ │ │ - bgt 797e0 │ │ │ │ + bgt 7ccd8 │ │ │ │ ldr ip, [r2, #1104] @ 0x450 │ │ │ │ add r3, r3, #1 │ │ │ │ add r2, r3, r3, lsl #3 │ │ │ │ - mov r1, r0 │ │ │ │ - adds r0, ip, r2, lsl #4 │ │ │ │ - str r3, [lr] │ │ │ │ - lsl r2, r2, #4 │ │ │ │ - beq 797fc │ │ │ │ - mov r3, #7 │ │ │ │ - pop {r4, lr} │ │ │ │ - str r3, [ip, r2] │ │ │ │ - b 78fac │ │ │ │ - ldr r1, [pc, #32] @ 79808 │ │ │ │ - ldr r0, [pc, #32] @ 7980c │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r2, #5 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - bl 774f0 │ │ │ │ + str r3, [r0] │ │ │ │ + lsl r3, r2, #4 │ │ │ │ + adds r0, ip, r3 │ │ │ │ + beq 7ccd0 │ │ │ │ + mov r2, #7 │ │ │ │ + str r2, [ip, r3] │ │ │ │ + b 7c474 │ │ │ │ mov r0, #1 │ │ │ │ - pop {r4, pc} │ │ │ │ - eoreq r3, sp, ip, asr r4 │ │ │ │ - andseq r1, r6, r4, lsl #31 │ │ │ │ - andseq sl, r5, r8, ror #14 │ │ │ │ + bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - ldr r2, [pc, #100] @ 7988c │ │ │ │ + ldr r1, [pc, #40] @ 7cd1c │ │ │ │ + mov r2, #5 │ │ │ │ + ldr r0, [pc, #36] @ 7cd20 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl 2481c │ │ │ │ + bl 7a8b0 │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + mov r0, #1 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + eoreq pc, lr, r4, ror #30 │ │ │ │ + andseq r0, r7, r4, asr #25 │ │ │ │ + andseq r9, r6, ip, lsr #9 │ │ │ │ + ldr r2, [pc, #132] @ 7cdb0 │ │ │ │ + mov r1, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [r2, #1100] @ 0x44c │ │ │ │ - ldr r3, [lr] │ │ │ │ + ldr r0, [r2, #1100] @ 0x44c │ │ │ │ + ldr r3, [r0] │ │ │ │ cmp r3, #62 @ 0x3e │ │ │ │ - bgt 79868 │ │ │ │ + bgt 7cd70 │ │ │ │ ldr ip, [r2, #1104] @ 0x450 │ │ │ │ add r3, r3, #1 │ │ │ │ add r2, r3, r3, lsl #3 │ │ │ │ - mov r1, r0 │ │ │ │ - adds r0, ip, r2, lsl #4 │ │ │ │ - str r3, [lr] │ │ │ │ - lsl r2, r2, #4 │ │ │ │ - beq 79884 │ │ │ │ - mov r3, #5 │ │ │ │ - pop {r4, lr} │ │ │ │ - str r3, [ip, r2] │ │ │ │ - b 78fac │ │ │ │ - ldr r1, [pc, #32] @ 79890 │ │ │ │ - ldr r0, [pc, #32] @ 79894 │ │ │ │ - add r1, pc, r1 │ │ │ │ + str r3, [r0] │ │ │ │ + lsl r3, r2, #4 │ │ │ │ + adds r0, ip, r3 │ │ │ │ + beq 7cd68 │ │ │ │ + mov r2, #5 │ │ │ │ + str r2, [ip, r3] │ │ │ │ + b 7c474 │ │ │ │ + mov r0, #1 │ │ │ │ + bx lr │ │ │ │ + mov ip, #4096 @ 0x1000 │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ + sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ + str r0, [ip, #4088] @ 0xff8 │ │ │ │ + ldr r1, [pc, #40] @ 7cdb4 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #36] @ 7cdb8 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - bl 774f0 │ │ │ │ + bl 2481c │ │ │ │ + bl 7a8b0 │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ mov r0, #1 │ │ │ │ - pop {r4, pc} │ │ │ │ - ldrdeq r3, [sp], -r4 @ │ │ │ │ - @ instruction: 0x00161efc │ │ │ │ - andseq sl, r5, r0, ror #13 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + eoreq pc, lr, ip, asr #29 │ │ │ │ + andseq r0, r7, ip, lsr #24 │ │ │ │ + andseq r9, r6, r4, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #3808] @ 0xee0 │ │ │ │ - ldr r2, [pc, #232] @ 79998 │ │ │ │ - ldr r6, [pc, #232] @ 7999c │ │ │ │ - ldr r3, [pc, #232] @ 799a0 │ │ │ │ + ldr r2, [pc, #244] @ 7ced0 │ │ │ │ + sub sp, sp, #272 @ 0x110 │ │ │ │ + mov r4, r0 │ │ │ │ + add r5, sp, #12 │ │ │ │ + ldr r3, [pc, #232] @ 7ced4 │ │ │ │ + ldr r6, [pc, #232] @ 7ced8 │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #228] @ 799a4 │ │ │ │ + ldr r1, [pc, #228] @ 7cedc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc, r6 │ │ │ │ - sub sp, sp, #272 @ 0x110 │ │ │ │ - mov r4, r0 │ │ │ │ - add r1, pc, r1 │ │ │ │ add r0, r6, #8 │ │ │ │ + add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #268] @ 0x10c │ │ │ │ mov r3, #0 │ │ │ │ - bl 776cc │ │ │ │ - ldr r0, [pc, #188] @ 799a8 │ │ │ │ + bl 7aaa4 │ │ │ │ + ldr r1, [pc, #196] @ 7cee0 │ │ │ │ mov r3, #256 @ 0x100 │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r5, sp, #12 │ │ │ │ - mov r1, r3 │ │ │ │ - stm sp, {r0, r4} │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stm sp, {r1, r4} │ │ │ │ + mov r1, r3 │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ ldr r1, [r6, #1100] @ 0x44c │ │ │ │ ldr r3, [r1] │ │ │ │ cmp r3, #62 @ 0x3e │ │ │ │ - bgt 79970 │ │ │ │ - add r3, r3, #1 │ │ │ │ + bgt 7cea8 │ │ │ │ ldr ip, [r6, #1104] @ 0x450 │ │ │ │ + add r3, r3, #1 │ │ │ │ add r2, r3, r3, lsl #3 │ │ │ │ - adds r0, ip, r2, lsl #4 │ │ │ │ str r3, [r1] │ │ │ │ - lsl r2, r2, #4 │ │ │ │ - beq 7998c │ │ │ │ - mov r3, #5 │ │ │ │ + lsl r3, r2, #4 │ │ │ │ + adds r0, ip, r3 │ │ │ │ + beq 7cec4 │ │ │ │ + mov r2, #5 │ │ │ │ mov r1, r5 │ │ │ │ - str r3, [ip, r2] │ │ │ │ - bl 78fac │ │ │ │ - ldr r2, [pc, #96] @ 799ac │ │ │ │ - ldr r3, [pc, #80] @ 799a0 │ │ │ │ + str r2, [ip, r3] │ │ │ │ + bl 7c474 │ │ │ │ + ldr r2, [pc, #108] @ 7cee4 │ │ │ │ + ldr r3, [pc, #88] @ 7ced4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #268] @ 0x10c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 79994 │ │ │ │ + bne 7cecc │ │ │ │ add sp, sp, #272 @ 0x110 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - ldr r1, [pc, #56] @ 799b0 │ │ │ │ - ldr r0, [pc, #56] @ 799b4 │ │ │ │ - add r1, pc, r1 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r1, [pc, #56] @ 7cee8 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #52] @ 7ceec │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - bl 774f0 │ │ │ │ + bl 2481c │ │ │ │ + bl 7a8b0 │ │ │ │ mov r0, #1 │ │ │ │ - b 79944 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq r4, ip, ip, lsl #20 │ │ │ │ - eoreq r3, sp, r8, lsr r3 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - andseq r2, r6, ip, ror #2 │ │ │ │ - andseq r2, r6, r8, asr r1 │ │ │ │ - eoreq r4, ip, r4, ror r9 │ │ │ │ - @ instruction: 0x00161df4 │ │ │ │ - @ instruction: 0x0015a5d8 │ │ │ │ + b 7ce70 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eoreq r1, lr, r4, ror #9 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eoreq pc, lr, r0, lsl #28 │ │ │ │ + andseq r0, r7, r8, lsl #29 │ │ │ │ + andseq r0, r7, r0, ror lr │ │ │ │ + eoreq r1, lr, r8, asr r4 │ │ │ │ + andseq r0, r7, r8, lsl #22 │ │ │ │ + @ instruction: 0x001692f0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #3552] @ 0xde0 │ │ │ │ - ldr r4, [pc, #540] @ 79bec │ │ │ │ - ldr r2, [pc, #540] @ 79bf0 │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldrb r3, [r4, #1064] @ 0x428 │ │ │ │ - add r2, pc, r2 │ │ │ │ - cmp r3, #0 │ │ │ │ - ldr r3, [pc, #524] @ 79bf4 │ │ │ │ + ldr r2, [pc, #568] @ 7d148 │ │ │ │ sub sp, sp, #528 @ 0x210 │ │ │ │ + ldr r3, [pc, #564] @ 7d14c │ │ │ │ + ldr r4, [pc, #564] @ 7d150 │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ + add r4, pc, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #524] @ 0x20c │ │ │ │ mov r3, #0 │ │ │ │ - beq 79b60 │ │ │ │ + ldrb r3, [r4, #1064] @ 0x428 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 7d0b8 │ │ │ │ ldr r2, [r4, #1064] @ 0x428 │ │ │ │ - ldr r3, [pc, #496] @ 79bf8 │ │ │ │ + movw r3, #24941 @ 0x616d │ │ │ │ + movt r3, #28265 @ 0x6e69 │ │ │ │ add r4, r4, #1056 @ 0x420 │ │ │ │ - cmp r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ add r4, r4, #8 │ │ │ │ - beq 79b2c │ │ │ │ - ldr r3, [pc, #476] @ 79bfc │ │ │ │ - ldr r2, [pc, #476] @ 79c00 │ │ │ │ + cmp r2, r3 │ │ │ │ + beq 7d084 │ │ │ │ + ldr r3, [pc, #496] @ 7d154 │ │ │ │ + movw r2, #26998 @ 0x6976 │ │ │ │ + movt r2, #25956 @ 0x6564 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r3, #1064] @ 0x428 │ │ │ │ add r3, r3, #1056 @ 0x420 │ │ │ │ - cmp r1, r2 │ │ │ │ add r3, r3, #8 │ │ │ │ - beq 79af8 │ │ │ │ - ldr r3, [pc, #452] @ 79c04 │ │ │ │ - ldr r2, [pc, #452] @ 79c08 │ │ │ │ + cmp r1, r2 │ │ │ │ + beq 7d050 │ │ │ │ + ldr r3, [pc, #464] @ 7d158 │ │ │ │ + movw r2, #27760 @ 0x6c70 │ │ │ │ + movt r2, #31073 @ 0x7961 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r3, #1064] @ 0x428 │ │ │ │ add r3, r3, #1056 @ 0x420 │ │ │ │ - cmp r1, r2 │ │ │ │ add r3, r3, #8 │ │ │ │ - beq 79b84 │ │ │ │ - ldr r4, [pc, #428] @ 79c0c │ │ │ │ - ldr r2, [pc, #428] @ 79c10 │ │ │ │ - add r4, pc, r4 │ │ │ │ - add r3, r4, #8 │ │ │ │ - add r2, pc, r2 │ │ │ │ + cmp r1, r2 │ │ │ │ + beq 7d0dc │ │ │ │ + ldr r4, [pc, #432] @ 7d15c │ │ │ │ mov r1, #7 │ │ │ │ mov r0, #2 │ │ │ │ str r5, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ + ldr r2, [pc, #420] @ 7d160 │ │ │ │ + add r4, pc, r4 │ │ │ │ + add r3, r4, #8 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ ldr r6, [r4, #4] │ │ │ │ mov r3, #1 │ │ │ │ add r1, r4, #552 @ 0x228 │ │ │ │ add r4, sp, #12 │ │ │ │ - str r3, [r6, #1672] @ 0x688 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r0, r4 │ │ │ │ - bl 25400 │ │ │ │ + str r3, [r6, #1672] @ 0x688 │ │ │ │ + bl 2532c │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 23e94 │ │ │ │ + bl 23dcc │ │ │ │ add r1, r6, #1680 @ 0x690 │ │ │ │ mov r0, r4 │ │ │ │ add r1, r1, #12 │ │ │ │ - bl 78eac │ │ │ │ + bl 7c36c │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 79bbc │ │ │ │ + beq 7d118 │ │ │ │ mov r4, #1 │ │ │ │ - ldr r2, [pc, #324] @ 79c14 │ │ │ │ - ldr r3, [pc, #288] @ 79bf4 │ │ │ │ + ldr r2, [pc, #328] @ 7d164 │ │ │ │ + ldr r3, [pc, #300] @ 7d14c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #524] @ 0x20c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 79be8 │ │ │ │ + bne 7d144 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #528 @ 0x210 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldrh r3, [r3, #4] │ │ │ │ cmp r3, #111 @ 0x6f │ │ │ │ - bne 79a38 │ │ │ │ - ldr r1, [pc, #268] @ 79c18 │ │ │ │ - ldr r0, [pc, #268] @ 79c1c │ │ │ │ - add r1, pc, r1 │ │ │ │ + bne 7cf80 │ │ │ │ + ldr r1, [pc, #260] @ 7d168 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #256] @ 7d16c │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r1, [pc, #252] @ 79c20 │ │ │ │ + bl 2481c │ │ │ │ + ldr r1, [pc, #244] @ 7d170 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 774f0 │ │ │ │ - b 79ac4 │ │ │ │ + bl 7a8b0 │ │ │ │ + b 7d010 │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 79a18 │ │ │ │ - ldr r1, [pc, #228] @ 79c24 │ │ │ │ - ldr r0, [pc, #228] @ 79c28 │ │ │ │ - add r1, pc, r1 │ │ │ │ + bne 7cf5c │ │ │ │ + ldr r1, [pc, #220] @ 7d174 │ │ │ │ mov r2, #5 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r1, [pc, #212] @ 79c2c │ │ │ │ + ldr r0, [pc, #216] @ 7d178 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 774f0 │ │ │ │ - b 79ac4 │ │ │ │ - ldr r1, [pc, #200] @ 79c30 │ │ │ │ - ldr r0, [pc, #200] @ 79c34 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl 2481c │ │ │ │ + ldr r1, [pc, #204] @ 7d17c │ │ │ │ add r1, pc, r1 │ │ │ │ + bl 7a8b0 │ │ │ │ + b 7d010 │ │ │ │ + ldr r1, [pc, #192] @ 7d180 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #188] @ 7d184 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ add r1, r4, #8 │ │ │ │ - bl 774f0 │ │ │ │ - b 79ac4 │ │ │ │ - ldr r2, [pc, #172] @ 79c38 │ │ │ │ - ldr r3, [r3, #4] │ │ │ │ - cmp r3, r2 │ │ │ │ - bne 79a58 │ │ │ │ - ldr r1, [pc, #160] @ 79c3c │ │ │ │ - ldr r0, [pc, #160] @ 79c40 │ │ │ │ - add r1, pc, r1 │ │ │ │ + bl 7a8b0 │ │ │ │ + b 7d010 │ │ │ │ + ldr r2, [r3, #4] │ │ │ │ + movw r3, #24930 @ 0x6162 │ │ │ │ + movt r3, #114 @ 0x72 │ │ │ │ + cmp r2, r3 │ │ │ │ + bne 7cfa4 │ │ │ │ + ldr r1, [pc, #144] @ 7d188 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #140] @ 7d18c │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r1, [pc, #144] @ 79c44 │ │ │ │ + bl 2481c │ │ │ │ + ldr r1, [pc, #128] @ 7d190 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 774f0 │ │ │ │ - b 79ac4 │ │ │ │ - ldr r2, [pc, #132] @ 79c48 │ │ │ │ - ldr r0, [r6, #1696] @ 0x6a0 │ │ │ │ + bl 7a8b0 │ │ │ │ + b 7d010 │ │ │ │ ldr r3, [r6, #1692] @ 0x69c │ │ │ │ - str r0, [r6, #1688] @ 0x698 │ │ │ │ + mov r1, #7 │ │ │ │ + ldr r0, [r6, #1696] @ 0x6a0 │ │ │ │ + ldr r2, [pc, #104] @ 7d194 │ │ │ │ str r3, [r6, #1684] @ 0x694 │ │ │ │ - add r2, pc, r2 │ │ │ │ + str r0, [r6, #1688] @ 0x698 │ │ │ │ str r0, [sp] │ │ │ │ - mov r1, #7 │ │ │ │ mov r0, #2 │ │ │ │ - bl ab6e0 │ │ │ │ - b 79ac8 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq r3, sp, r8, lsr #4 │ │ │ │ - eoreq r4, ip, r8, ror #17 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - cdpvs 1, 6, cr6, cr9, cr13, {3} │ │ │ │ - ldrdeq r3, [sp], -r8 @ │ │ │ │ - strbvs r6, [r4, #-2422]! @ 0xfffff68a │ │ │ │ - strhteq r3, [sp], -r8 │ │ │ │ - stmdbvc r1!, {r4, r5, r6, sl, fp, sp, lr}^ │ │ │ │ - mlaeq sp, r8, r1, r3 │ │ │ │ - andseq r1, r6, r8, ror #31 │ │ │ │ - strdeq r4, [ip], -r0 @ │ │ │ │ - andseq r1, r6, r4, asr #20 │ │ │ │ - andseq sl, r5, r4, asr #8 │ │ │ │ - andseq r0, r5, ip, asr ip │ │ │ │ - andseq r1, r6, r0, lsl sl │ │ │ │ - andseq sl, r5, r0, lsl r4 │ │ │ │ - andseq pc, r4, r8, lsl #19 │ │ │ │ - @ instruction: 0x00161afc │ │ │ │ - andseq sl, r5, r8, ror #7 │ │ │ │ - rsbseq r6, r2, r2, ror #2 │ │ │ │ - @ instruction: 0x001619b4 │ │ │ │ - @ instruction: 0x0015a3b4 │ │ │ │ - andseq sl, r5, r8, asr #16 │ │ │ │ - mulseq r6, r8, lr │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 7d014 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + strhteq r1, [lr], -r8 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + ldrdeq pc, [lr], -r8 @ │ │ │ │ + mlaeq lr, r0, ip, pc @ │ │ │ │ + eoreq pc, lr, ip, ror #24 │ │ │ │ + eoreq pc, lr, r0, asr #24 │ │ │ │ + andseq r0, r7, r0, ror #25 │ │ │ │ + strhteq r1, [lr], -r4 │ │ │ │ + andseq r0, r7, r8, lsr r7 │ │ │ │ + andseq r9, r6, ip, lsr r1 │ │ │ │ + andseq pc, r5, r4, asr r9 @ │ │ │ │ + andseq r0, r7, r4, lsl #14 │ │ │ │ + andseq r9, r6, r8, lsl #2 │ │ │ │ + andseq lr, r5, r0, lsl #13 │ │ │ │ + @ instruction: 0x001707f0 │ │ │ │ + andseq r9, r6, r0, ror #1 │ │ │ │ + andseq r0, r7, r4, lsr #13 │ │ │ │ + andseq r9, r6, r8, lsr #1 │ │ │ │ + andseq r9, r6, ip, lsr r5 │ │ │ │ + andseq r0, r7, r0, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #3248] @ 0xcb0 │ │ │ │ - ldr r5, [pc, #1032] @ 7a06c │ │ │ │ - ldr r2, [pc, #1032] @ 7a070 │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldrb r3, [r5, #1064] @ 0x428 │ │ │ │ - add r2, pc, r2 │ │ │ │ - cmp r3, #0 │ │ │ │ - ldr r3, [pc, #1016] @ 7a074 │ │ │ │ + ldr r2, [pc, #1052] @ 7d5dc │ │ │ │ sub sp, sp, #812 @ 0x32c │ │ │ │ + ldr r3, [pc, #1048] @ 7d5e0 │ │ │ │ + ldr r5, [pc, #1048] @ 7d5e4 │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ + add r5, pc, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #804] @ 0x324 │ │ │ │ mov r3, #0 │ │ │ │ - beq 79f80 │ │ │ │ + ldrb r3, [r5, #1064] @ 0x428 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 7d4dc │ │ │ │ ldr r2, [r5, #1064] @ 0x428 │ │ │ │ - ldr r3, [pc, #988] @ 7a078 │ │ │ │ + movw r3, #26998 @ 0x6976 │ │ │ │ + movt r3, #25956 @ 0x6564 │ │ │ │ add r5, r5, #1056 @ 0x420 │ │ │ │ - cmp r2, r3 │ │ │ │ mov r4, r0 │ │ │ │ add r5, r5, #8 │ │ │ │ - beq 79f4c │ │ │ │ - ldr r3, [pc, #968] @ 7a07c │ │ │ │ - ldr r2, [pc, #968] @ 7a080 │ │ │ │ + cmp r2, r3 │ │ │ │ + beq 7d4a8 │ │ │ │ + ldr r3, [pc, #980] @ 7d5e8 │ │ │ │ + movw r2, #25965 @ 0x656d │ │ │ │ + movt r2, #30062 @ 0x756e │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r3, #1064] @ 0x428 │ │ │ │ add r3, r3, #1056 @ 0x420 │ │ │ │ - cmp r1, r2 │ │ │ │ add r3, r3, #8 │ │ │ │ - beq 79f18 │ │ │ │ + cmp r1, r2 │ │ │ │ + beq 7d474 │ │ │ │ mov r1, #256 @ 0x100 │ │ │ │ - add fp, sp, #36 @ 0x24 │ │ │ │ + add sl, sp, #36 @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r1, [sp] │ │ │ │ - mov r1, fp │ │ │ │ - bl 60050 │ │ │ │ + mov r1, sl │ │ │ │ + bl 62738 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #44 @ 0x2c │ │ │ │ mov r0, r4 │ │ │ │ - bl 600e0 │ │ │ │ - mov r2, #2 │ │ │ │ - mov r1, #44 @ 0x2c │ │ │ │ add r6, sp, #292 @ 0x124 │ │ │ │ + bl 627dc │ │ │ │ mov r7, r0 │ │ │ │ + mov r2, #2 │ │ │ │ + mov r1, #44 @ 0x2c │ │ │ │ mov r0, r4 │ │ │ │ - bl 600e0 │ │ │ │ + bl 627dc │ │ │ │ + mov r5, r0 │ │ │ │ mov r2, #3 │ │ │ │ mov r1, #44 @ 0x2c │ │ │ │ - mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 600e0 │ │ │ │ + bl 627dc │ │ │ │ + mov r9, r0 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, #44 @ 0x2c │ │ │ │ - mov sl, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 600e0 │ │ │ │ + bl 627dc │ │ │ │ + mov r8, r0 │ │ │ │ mov r2, #5 │ │ │ │ mov r1, #44 @ 0x2c │ │ │ │ - mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 600e0 │ │ │ │ + bl 627dc │ │ │ │ mov r2, #6 │ │ │ │ mov r1, #44 @ 0x2c │ │ │ │ - mov r8, r0 │ │ │ │ + str r0, [sp, #24] │ │ │ │ mov r0, r4 │ │ │ │ - bl 600e0 │ │ │ │ - mov r3, #512 @ 0x200 │ │ │ │ + bl 627dc │ │ │ │ + mov r3, r0 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ + mov r0, r4 │ │ │ │ mov r1, r6 │ │ │ │ + str r3, [sp, #28] │ │ │ │ + mov r3, #512 @ 0x200 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #7 │ │ │ │ - str r0, [sp, #24] │ │ │ │ - mov r0, r4 │ │ │ │ - bl 60050 │ │ │ │ + bl 62738 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6052c │ │ │ │ + bl 62c78 │ │ │ │ cmn r0, #1 │ │ │ │ mov r4, r0 │ │ │ │ - beq 79ff4 │ │ │ │ - ldr r0, [pc, #740] @ 7a084 │ │ │ │ + beq 7d564 │ │ │ │ + ldr r0, [pc, #740] @ 7d5ec │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 776cc │ │ │ │ + bl 7aaa4 │ │ │ │ cmp r5, #100 @ 0x64 │ │ │ │ - bhi 79fd0 │ │ │ │ - ldr r1, [pc, #720] @ 7a088 │ │ │ │ - ldr r2, [pc, #720] @ 7a08c │ │ │ │ + bhi 7d540 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r2, pc, r2 │ │ │ │ + mov r1, #7 │ │ │ │ mov r0, #2 │ │ │ │ + str sl, [sp] │ │ │ │ + ldr fp, [pc, #704] @ 7d5f0 │ │ │ │ + str r9, [sp, #4] │ │ │ │ + ldr r2, [pc, #700] @ 7d5f4 │ │ │ │ + str r8, [sp, #8] │ │ │ │ + str r3, [sp, #12] │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + add fp, pc, fp │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [sp, #16] │ │ │ │ - str r1, [sp, #28] │ │ │ │ - add r3, r1, #8 │ │ │ │ - str r8, [sp, #12] │ │ │ │ - mov r1, #7 │ │ │ │ - str r9, [sp, #8] │ │ │ │ - str sl, [sp, #4] │ │ │ │ - str fp, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #668] @ 7a090 │ │ │ │ + add r3, fp, #8 │ │ │ │ + bl b155c │ │ │ │ + ldr r2, [pc, #668] @ 7d5f8 │ │ │ │ + mov r3, r7 │ │ │ │ mov r1, #7 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #2 │ │ │ │ - mov r3, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #644] @ 7a094 │ │ │ │ - mov r1, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r2, [pc, #644] @ 7d5fc │ │ │ │ mov r3, r6 │ │ │ │ + mov r1, #7 │ │ │ │ mov r0, #2 │ │ │ │ str r4, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r1, [sp, #28] │ │ │ │ - ldr r3, [r1, #1100] @ 0x44c │ │ │ │ - ldr r2, [r3] │ │ │ │ - cmp r2, #62 @ 0x3e │ │ │ │ - bgt 7a048 │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [r1, #1104] @ 0x450 │ │ │ │ - str r2, [r3] │ │ │ │ - add r2, r2, r2, lsl #3 │ │ │ │ - adds r3, r1, r2, lsl #4 │ │ │ │ - lsl r2, r2, #4 │ │ │ │ - beq 79fa0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r1, [fp, #1100] @ 0x44c │ │ │ │ + ldr r3, [r1] │ │ │ │ + cmp r3, #62 @ 0x3e │ │ │ │ + bgt 7d5b8 │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r2, [fp, #1104] @ 0x450 │ │ │ │ + str r3, [r1] │ │ │ │ + add r3, r3, r3, lsl #3 │ │ │ │ + lsl r3, r3, #4 │ │ │ │ + adds fp, r2, r3 │ │ │ │ + beq 7d4fc │ │ │ │ + mov r1, #8 │ │ │ │ vmov s15, r5 │ │ │ │ - mov r0, #8 │ │ │ │ - str r0, [r1, r2] │ │ │ │ + str r1, [r2, r3] │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + str r9, [fp, #4] │ │ │ │ + ldr r2, [sp, #36] @ 0x24 │ │ │ │ + str r8, [fp, #8] │ │ │ │ + str r3, [fp, #12] │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - ldr r2, [sp, #24] │ │ │ │ - str sl, [r3, #4] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r1, [sp, #36] @ 0x24 │ │ │ │ - str r2, [r3, #36] @ 0x24 │ │ │ │ - ldr r2, [pc, #532] @ 7a098 │ │ │ │ - vstr s15, [r3, #84] @ 0x54 │ │ │ │ - cmp r1, r2 │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r7, [r3, #80] @ 0x50 │ │ │ │ - str r4, [r3, #104] @ 0x68 │ │ │ │ - beq 7a038 │ │ │ │ + str r7, [fp, #80] @ 0x50 │ │ │ │ + str r4, [fp, #104] @ 0x68 │ │ │ │ + str r3, [fp, #16] │ │ │ │ + mov r3, #0 │ │ │ │ + str r3, [fp, #36] @ 0x24 │ │ │ │ + movw r3, #21838 @ 0x554e │ │ │ │ + movt r3, #19532 @ 0x4c4c │ │ │ │ + cmp r2, r3 │ │ │ │ + vstr s15, [fp, #84] @ 0x54 │ │ │ │ + beq 7d5a8 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 7a018 │ │ │ │ - ldr r1, [pc, #496] @ 7a09c │ │ │ │ + beq 7d588 │ │ │ │ + ldr r1, [pc, #488] @ 7d600 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ + mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #552 @ 0x228 │ │ │ │ - mov r0, r6 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - bl 25400 │ │ │ │ + bl 2532c │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ - mov r1, fp │ │ │ │ + mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ - bl 23e94 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ + bl 23dcc │ │ │ │ + add r1, fp, #20 │ │ │ │ mov r0, r6 │ │ │ │ - add r1, r3, #20 │ │ │ │ - bl 78eac │ │ │ │ + bl 7c36c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 79fa0 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - ldr r2, [pc, #428] @ 7a0a0 │ │ │ │ - ldr r1, [r3, #20] │ │ │ │ - ldr ip, [r3, #24] │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r1 │ │ │ │ - mov r0, #2 │ │ │ │ + bne 7d4fc │ │ │ │ + ldr r2, [pc, #432] @ 7d604 │ │ │ │ mov r1, #7 │ │ │ │ + mov r0, #2 │ │ │ │ + ldr ip, [fp, #24] │ │ │ │ + ldr r3, [fp, #20] │ │ │ │ + add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ + bl b155c │ │ │ │ mov r0, #0 │ │ │ │ - b 79fa4 │ │ │ │ + b 7d500 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 79ccc │ │ │ │ - ldr r1, [pc, #376] @ 7a0a4 │ │ │ │ - ldr r0, [pc, #376] @ 7a0a8 │ │ │ │ - add r1, pc, r1 │ │ │ │ + bne 7d230 │ │ │ │ + ldr r1, [pc, #384] @ 7d608 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #380] @ 7d60c │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r1, [pc, #360] @ 7a0ac │ │ │ │ + bl 2481c │ │ │ │ + ldr r1, [pc, #368] @ 7d610 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 774f0 │ │ │ │ - b 79fa0 │ │ │ │ + bl 7a8b0 │ │ │ │ + b 7d4fc │ │ │ │ ldrh r3, [r5, #4] │ │ │ │ cmp r3, #111 @ 0x6f │ │ │ │ - bne 79cac │ │ │ │ - ldr r1, [pc, #336] @ 7a0b0 │ │ │ │ - ldr r0, [pc, #336] @ 7a0b4 │ │ │ │ - add r1, pc, r1 │ │ │ │ + bne 7d20c │ │ │ │ + ldr r1, [pc, #344] @ 7d614 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #340] @ 7d618 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r1, [pc, #320] @ 7a0b8 │ │ │ │ + bl 2481c │ │ │ │ + ldr r1, [pc, #328] @ 7d61c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 774f0 │ │ │ │ - b 79fa0 │ │ │ │ - ldr r1, [pc, #308] @ 7a0bc │ │ │ │ - ldr r0, [pc, #308] @ 7a0c0 │ │ │ │ + bl 7a8b0 │ │ │ │ + b 7d4fc │ │ │ │ + ldr r1, [pc, #316] @ 7d620 │ │ │ │ + mov r2, #5 │ │ │ │ + ldr r0, [pc, #312] @ 7d624 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r2, #5 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ add r1, r5, #8 │ │ │ │ - bl 774f0 │ │ │ │ + bl 7a8b0 │ │ │ │ mov r0, #1 │ │ │ │ - ldr r2, [pc, #280] @ 7a0c4 │ │ │ │ - ldr r3, [pc, #196] @ 7a074 │ │ │ │ + ldr r2, [pc, #288] @ 7d628 │ │ │ │ + ldr r3, [pc, #212] @ 7d5e0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #804] @ 0x324 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 7a068 │ │ │ │ + bne 7d5d8 │ │ │ │ add sp, sp, #812 @ 0x32c │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #240] @ 7a0c8 │ │ │ │ - ldr r0, [pc, #240] @ 7a0cc │ │ │ │ - add r1, pc, r1 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r1, [pc, #228] @ 7d62c │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #224] @ 7d630 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r5 │ │ │ │ - bl 774f0 │ │ │ │ - b 79fa0 │ │ │ │ - ldr r1, [pc, #212] @ 7a0d0 │ │ │ │ - ldr r0, [pc, #212] @ 7a0d4 │ │ │ │ - add r1, pc, r1 │ │ │ │ + bl 7a8b0 │ │ │ │ + b 7d4fc │ │ │ │ + ldr r1, [pc, #200] @ 7d634 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #196] @ 7d638 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r6 │ │ │ │ - bl 774f0 │ │ │ │ - b 79fa0 │ │ │ │ - ldr r1, [pc, #184] @ 7a0d8 │ │ │ │ - ldr r0, [pc, #184] @ 7a0dc │ │ │ │ - add r1, pc, r1 │ │ │ │ + bl 7a8b0 │ │ │ │ + b 7d4fc │ │ │ │ + ldr r1, [pc, #172] @ 7d63c │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #168] @ 7d640 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - bl 774f0 │ │ │ │ - b 79fa0 │ │ │ │ - ldrb r2, [fp, #4] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 79f10 │ │ │ │ - b 79e9c │ │ │ │ - ldr r1, [pc, #144] @ 7a0e0 │ │ │ │ - ldr r0, [pc, #144] @ 7a0e4 │ │ │ │ + bl 2481c │ │ │ │ + bl 7a8b0 │ │ │ │ + b 7d4fc │ │ │ │ + ldrb r3, [sl, #4] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 7d46c │ │ │ │ + b 7d408 │ │ │ │ + ldr r1, [pc, #132] @ 7d644 │ │ │ │ + mov r2, #5 │ │ │ │ + ldr r0, [pc, #128] @ 7d648 │ │ │ │ add r1, pc, r1 │ │ │ │ - mov r2, #5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - bl 774f0 │ │ │ │ - b 79fa0 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - mlaeq sp, r4, pc, r2 @ │ │ │ │ - eoreq r4, ip, r4, asr r6 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - strbvs r6, [r4, #-2422]! @ 0xfffff68a │ │ │ │ - eoreq r2, sp, r4, asr #30 │ │ │ │ - strbvc r6, [lr, #-1389]! @ 0xfffffa93 │ │ │ │ - andseq r9, r5, r8, ror #31 │ │ │ │ - eoreq r2, sp, ip, lsr lr │ │ │ │ - andseq r1, r6, r4, ror fp │ │ │ │ - mulseq r6, r0, ip │ │ │ │ - andseq r1, r6, ip, lsr sl │ │ │ │ - mcrrmi 5, 4, r5, ip, cr14 │ │ │ │ - eoreq r2, sp, ip, asr #26 │ │ │ │ - @ instruction: 0x00161bb8 │ │ │ │ - andseq r1, r6, r4, lsr #12 │ │ │ │ - andseq sl, r5, r4, lsr #32 │ │ │ │ - andseq r3, r6, r4, lsl r3 │ │ │ │ - @ instruction: 0x001615f0 │ │ │ │ - @ instruction: 0x00159ff0 │ │ │ │ - andseq r0, r5, r8, lsl #16 │ │ │ │ - @ instruction: 0x001616dc │ │ │ │ - andseq r9, r5, ip, asr #31 │ │ │ │ - eoreq r4, ip, r4, lsl r3 │ │ │ │ - andseq r1, r6, r8, lsr r9 │ │ │ │ - andseq r9, r5, r8, ror pc │ │ │ │ - andseq r1, r6, r4, lsl r8 │ │ │ │ - andseq r9, r5, r4, asr pc │ │ │ │ - andseq r1, r6, ip, lsr #19 │ │ │ │ - andseq r9, r5, r0, lsr pc │ │ │ │ - andseq r1, r6, ip, lsl r7 │ │ │ │ - andseq r9, r5, r0, lsl #30 │ │ │ │ + bl 2481c │ │ │ │ + bl 7a8b0 │ │ │ │ + b 7d4fc │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eoreq r1, lr, r8, lsl #2 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eoreq pc, lr, r8, lsr #20 │ │ │ │ + eoreq pc, lr, r0, ror #19 │ │ │ │ + @ instruction: 0x00168cd0 │ │ │ │ + strhteq pc, [lr], -r8 @ │ │ │ │ + andseq r0, r7, r0, asr #16 │ │ │ │ + andseq r0, r7, ip, ror #18 │ │ │ │ + andseq r0, r7, r8, lsl r7 │ │ │ │ + ldrdeq pc, [lr], -ip @ │ │ │ │ + andseq r0, r7, r0, lsr #17 │ │ │ │ + andseq r0, r7, r4, lsl r3 │ │ │ │ + andseq r8, r6, r8, lsl sp │ │ │ │ + andseq r2, r7, r8 │ │ │ │ + andseq r0, r7, r0, ror #5 │ │ │ │ + andseq r8, r6, r4, ror #25 │ │ │ │ + @ instruction: 0x0015f4fc │ │ │ │ + andseq r0, r7, ip, asr #7 │ │ │ │ + @ instruction: 0x00168cbc │ │ │ │ + eoreq r0, lr, r8, asr #27 │ │ │ │ + andseq r0, r7, r4, lsl r6 │ │ │ │ + andseq r8, r6, r8, asr ip │ │ │ │ + @ instruction: 0x001704f0 │ │ │ │ + andseq r8, r6, r4, lsr ip │ │ │ │ + andseq r0, r7, r8, lsl #13 │ │ │ │ + andseq r8, r6, r0, lsl ip │ │ │ │ + @ instruction: 0x001703f8 │ │ │ │ + andseq r8, r6, r0, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #3232] @ 0xca0 │ │ │ │ - ldr r4, [pc, #868] @ 7a464 │ │ │ │ - ldr r2, [pc, #868] @ 7a468 │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldrb r3, [r4, #1064] @ 0x428 │ │ │ │ - add r2, pc, r2 │ │ │ │ - cmp r3, #0 │ │ │ │ - ldr r3, [pc, #852] @ 7a46c │ │ │ │ + ldr r2, [pc, #900] @ 7d9f8 │ │ │ │ sub sp, sp, #828 @ 0x33c │ │ │ │ + ldr r3, [pc, #896] @ 7d9fc │ │ │ │ + ldr r4, [pc, #896] @ 7da00 │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ + add r4, pc, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #820] @ 0x334 │ │ │ │ mov r3, #0 │ │ │ │ - beq 7a3bc │ │ │ │ + ldrb r3, [r4, #1064] @ 0x428 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 7d93c │ │ │ │ ldr r2, [r4, #1064] @ 0x428 │ │ │ │ - ldr r3, [pc, #824] @ 7a470 │ │ │ │ + movw r3, #26998 @ 0x6976 │ │ │ │ + movt r3, #25956 @ 0x6564 │ │ │ │ add r4, r4, #1056 @ 0x420 │ │ │ │ - cmp r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ add r4, r4, #8 │ │ │ │ - beq 7a388 │ │ │ │ - ldr r3, [pc, #804] @ 7a474 │ │ │ │ - ldr r2, [pc, #804] @ 7a478 │ │ │ │ + cmp r2, r3 │ │ │ │ + beq 7d908 │ │ │ │ + ldr r3, [pc, #828] @ 7da04 │ │ │ │ + movw r2, #25965 @ 0x656d │ │ │ │ + movt r2, #30062 @ 0x756e │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r3, #1064] @ 0x428 │ │ │ │ add r3, r3, #1056 @ 0x420 │ │ │ │ - cmp r1, r2 │ │ │ │ add r3, r3, #8 │ │ │ │ - beq 7a354 │ │ │ │ + cmp r1, r2 │ │ │ │ + beq 7d8d4 │ │ │ │ mov r1, #256 @ 0x100 │ │ │ │ add sl, sp, #52 @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r1, [sp] │ │ │ │ mov r1, sl │ │ │ │ - bl 60050 │ │ │ │ + bl 62738 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #44 @ 0x2c │ │ │ │ mov r0, r5 │ │ │ │ - bl 600e0 │ │ │ │ + bl 627dc │ │ │ │ + mov r9, r0 │ │ │ │ mov r2, #2 │ │ │ │ mov r1, #44 @ 0x2c │ │ │ │ - mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 600e0 │ │ │ │ + bl 627dc │ │ │ │ + mov r8, r0 │ │ │ │ mov r2, #3 │ │ │ │ mov r1, #44 @ 0x2c │ │ │ │ - mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 600e0 │ │ │ │ + bl 627dc │ │ │ │ + mov r7, r0 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, #44 @ 0x2c │ │ │ │ - mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 600e0 │ │ │ │ + bl 627dc │ │ │ │ mov r3, #32 │ │ │ │ - mov r2, #44 @ 0x2c │ │ │ │ - str r3, [sp] │ │ │ │ - mov r3, #5 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r5, sp, #20 │ │ │ │ + mov r2, #44 @ 0x2c │ │ │ │ mov r1, r5 │ │ │ │ - bl 60050 │ │ │ │ + str r3, [sp] │ │ │ │ + mov r3, #5 │ │ │ │ + bl 62738 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6052c │ │ │ │ + bl 62c78 │ │ │ │ cmn r0, #1 │ │ │ │ mov r4, r0 │ │ │ │ - beq 7a40c │ │ │ │ - ldr r0, [pc, #616] @ 7a47c │ │ │ │ + beq 7d9a0 │ │ │ │ + ldr r0, [pc, #632] @ 7da08 │ │ │ │ mov r1, r5 │ │ │ │ + ldr fp, [pc, #628] @ 7da0c │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr fp, [pc, #608] @ 7a480 │ │ │ │ - bl 776cc │ │ │ │ - ldr r2, [pc, #604] @ 7a484 │ │ │ │ + bl 7aaa4 │ │ │ │ + ldr r2, [pc, #620] @ 7da10 │ │ │ │ add fp, pc, fp │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r3, fp, #8 │ │ │ │ mov r1, #7 │ │ │ │ mov r0, #2 │ │ │ │ - str r8, [sp, #8] │ │ │ │ - str r9, [sp, #4] │ │ │ │ + add r3, fp, #8 │ │ │ │ str sl, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #568] @ 7a488 │ │ │ │ - mov r1, #7 │ │ │ │ + str r9, [sp, #4] │ │ │ │ + str r8, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r0, #2 │ │ │ │ + bl b155c │ │ │ │ + ldr r2, [pc, #584] @ 7da14 │ │ │ │ mov r3, r5 │ │ │ │ + mov r1, #7 │ │ │ │ + mov r0, #2 │ │ │ │ str r4, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #544] @ 7a48c │ │ │ │ - mov r3, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r2, [pc, #560] @ 7da18 │ │ │ │ + mov r3, r7 │ │ │ │ mov r1, #7 │ │ │ │ mov r0, #2 │ │ │ │ str r6, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [fp, #1100] @ 0x44c │ │ │ │ - ldr r3, [r2] │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r1, [fp, #1100] @ 0x44c │ │ │ │ + ldr r3, [r1] │ │ │ │ cmp r3, #62 @ 0x3e │ │ │ │ - bgt 7a440 │ │ │ │ + bgt 7d9d4 │ │ │ │ add r3, r3, #1 │ │ │ │ - str r3, [r2] │ │ │ │ ldr r2, [fp, #1104] @ 0x450 │ │ │ │ + str r3, [r1] │ │ │ │ add r3, r3, r3, lsl #3 │ │ │ │ - adds r5, r2, r3, lsl #4 │ │ │ │ lsl r3, r3, #4 │ │ │ │ - beq 7a3dc │ │ │ │ + adds r5, r2, r3 │ │ │ │ + beq 7d95c │ │ │ │ mov r1, #2 │ │ │ │ str r1, [r2, r3] │ │ │ │ - str r9, [r5, #4] │ │ │ │ subs r3, r4, #19 │ │ │ │ - ldr r2, [pc, #460] @ 7a490 │ │ │ │ - ldr r1, [sp, #52] @ 0x34 │ │ │ │ + mov r2, #0 │ │ │ │ + str r9, [r5, #4] │ │ │ │ movne r3, #1 │ │ │ │ - str r3, [r5, #136] @ 0x88 │ │ │ │ - cmp r1, r2 │ │ │ │ - mov r3, #0 │ │ │ │ + ldr r1, [sp, #52] @ 0x34 │ │ │ │ str r8, [r5, #8] │ │ │ │ + str r3, [r5, #136] @ 0x88 │ │ │ │ + movw r3, #21838 @ 0x554e │ │ │ │ + movt r3, #19532 @ 0x4c4c │ │ │ │ str r7, [r5, #12] │ │ │ │ str r6, [r5, #16] │ │ │ │ + cmp r1, r3 │ │ │ │ + str r2, [r5, #36] @ 0x24 │ │ │ │ str r4, [r5, #104] @ 0x68 │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ - beq 7a430 │ │ │ │ - ldr r1, [pc, #416] @ 7a494 │ │ │ │ + beq 7d9c4 │ │ │ │ + ldr r1, [pc, #424] @ 7da1c │ │ │ │ add r4, sp, #308 @ 0x134 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ - add r1, r1, #552 @ 0x228 │ │ │ │ mov r0, r4 │ │ │ │ - bl 25400 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #552 @ 0x228 │ │ │ │ + bl 2532c │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ - bl 23e94 │ │ │ │ + bl 23dcc │ │ │ │ add r1, r5, #20 │ │ │ │ mov r0, r4 │ │ │ │ - bl 78eac │ │ │ │ + bl 7c36c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 7a3dc │ │ │ │ - ldr r2, [pc, #356] @ 7a498 │ │ │ │ + bne 7d95c │ │ │ │ + ldr r2, [pc, #364] @ 7da20 │ │ │ │ + mov r1, #7 │ │ │ │ + mov r0, #2 │ │ │ │ ldr ip, [r5, #24] │ │ │ │ ldr r3, [r5, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r1, #7 │ │ │ │ - mov r0, #2 │ │ │ │ str ip, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ + bl b155c │ │ │ │ mov r0, #0 │ │ │ │ - b 7a3e0 │ │ │ │ + b 7d960 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 7a168 │ │ │ │ - ldr r1, [pc, #308] @ 7a49c │ │ │ │ - ldr r0, [pc, #308] @ 7a4a0 │ │ │ │ - add r1, pc, r1 │ │ │ │ + bne 7d6e4 │ │ │ │ + ldr r1, [pc, #316] @ 7da24 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #312] @ 7da28 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r1, [pc, #292] @ 7a4a4 │ │ │ │ + bl 2481c │ │ │ │ + ldr r1, [pc, #300] @ 7da2c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 774f0 │ │ │ │ - b 7a3dc │ │ │ │ + bl 7a8b0 │ │ │ │ + b 7d95c │ │ │ │ ldrh r3, [r4, #4] │ │ │ │ cmp r3, #111 @ 0x6f │ │ │ │ - bne 7a148 │ │ │ │ - ldr r1, [pc, #268] @ 7a4a8 │ │ │ │ - ldr r0, [pc, #268] @ 7a4ac │ │ │ │ - add r1, pc, r1 │ │ │ │ + bne 7d6c0 │ │ │ │ + ldr r1, [pc, #276] @ 7da30 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #272] @ 7da34 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - ldr r1, [pc, #252] @ 7a4b0 │ │ │ │ + bl 2481c │ │ │ │ + ldr r1, [pc, #260] @ 7da38 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 774f0 │ │ │ │ - b 7a3dc │ │ │ │ - ldr r1, [pc, #240] @ 7a4b4 │ │ │ │ - ldr r0, [pc, #240] @ 7a4b8 │ │ │ │ + bl 7a8b0 │ │ │ │ + b 7d95c │ │ │ │ + ldr r1, [pc, #248] @ 7da3c │ │ │ │ + mov r2, #5 │ │ │ │ + ldr r0, [pc, #244] @ 7da40 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r2, #5 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ add r1, r4, #8 │ │ │ │ - bl 774f0 │ │ │ │ + bl 7a8b0 │ │ │ │ mov r0, #1 │ │ │ │ - ldr r2, [pc, #212] @ 7a4bc │ │ │ │ - ldr r3, [pc, #128] @ 7a46c │ │ │ │ + ldr r2, [pc, #220] @ 7da44 │ │ │ │ + ldr r3, [pc, #144] @ 7d9fc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #820] @ 0x334 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 7a460 │ │ │ │ + bne 7d9f4 │ │ │ │ add sp, sp, #828 @ 0x33c │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #172] @ 7a4c0 │ │ │ │ - ldr r0, [pc, #172] @ 7a4c4 │ │ │ │ - add r1, pc, r1 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r1, [pc, #160] @ 7da48 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #156] @ 7da4c │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r5 │ │ │ │ - bl 774f0 │ │ │ │ - b 7a3dc │ │ │ │ + bl 7a8b0 │ │ │ │ + b 7d95c │ │ │ │ ldrb r3, [sl, #4] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq 7a34c │ │ │ │ - b 7a2ec │ │ │ │ - ldr r1, [pc, #128] @ 7a4c8 │ │ │ │ - ldr r0, [pc, #128] @ 7a4cc │ │ │ │ + cmp r3, r2 │ │ │ │ + beq 7d8cc │ │ │ │ + b 7d86c │ │ │ │ + ldr r1, [pc, #116] @ 7da50 │ │ │ │ + mov r2, #5 │ │ │ │ + ldr r0, [pc, #112] @ 7da54 │ │ │ │ add r1, pc, r1 │ │ │ │ - mov r2, #5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - bl 774f0 │ │ │ │ - b 7a3dc │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - strdeq r2, [sp], -r8 @ │ │ │ │ - strhteq r4, [ip], -r8 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - strbvs r6, [r4, #-2422]! @ 0xfffff68a │ │ │ │ - eoreq r2, sp, r8, lsr #21 │ │ │ │ - strbvc r6, [lr, #-1389]! @ 0xfffffa93 │ │ │ │ - andseq r9, r5, r4, ror fp │ │ │ │ - ldrdeq r2, [sp], -r4 @ │ │ │ │ - andseq r1, r6, r4, lsr #17 │ │ │ │ - @ instruction: 0x001615fc │ │ │ │ - andseq r1, r6, r0, lsl #17 │ │ │ │ - mcrrmi 5, 4, r5, ip, cr14 │ │ │ │ - eoreq r2, sp, r4, lsl #18 │ │ │ │ - andseq r1, r6, r8, ror r7 │ │ │ │ - andseq r1, r6, r8, ror #3 │ │ │ │ - andseq r9, r5, r8, ror #23 │ │ │ │ - @ instruction: 0x00162ed8 │ │ │ │ - @ instruction: 0x001611b4 │ │ │ │ - @ instruction: 0x00159bb4 │ │ │ │ - andseq r0, r5, ip, asr #7 │ │ │ │ - andseq r1, r6, r0, lsr #5 │ │ │ │ - mulseq r5, r0, fp │ │ │ │ - ldrdeq r3, [ip], -r8 @ │ │ │ │ - @ instruction: 0x001613fc │ │ │ │ - andseq r9, r5, ip, lsr fp │ │ │ │ - andseq r1, r6, r4, lsr #6 │ │ │ │ - andseq r9, r5, r8, lsl #22 │ │ │ │ + bl 2481c │ │ │ │ + bl 7a8b0 │ │ │ │ + b 7d95c │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eoreq r0, lr, r4, asr ip │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eoreq pc, lr, r4, ror r5 @ │ │ │ │ + eoreq pc, lr, ip, lsr #10 │ │ │ │ + andseq r8, r6, r4, asr #16 │ │ │ │ + eoreq pc, lr, r8, asr r4 @ │ │ │ │ + andseq r0, r7, r0, ror #10 │ │ │ │ + andseq r0, r7, r4, asr #5 │ │ │ │ + andseq r0, r7, r8, asr #10 │ │ │ │ + eoreq pc, lr, ip, ror r3 @ │ │ │ │ + andseq r0, r7, r0, asr #8 │ │ │ │ + @ instruction: 0x0016feb4 │ │ │ │ + @ instruction: 0x001688b8 │ │ │ │ + andseq r1, r7, r8, lsr #23 │ │ │ │ + andseq pc, r6, r0, lsl #29 │ │ │ │ + andseq r8, r6, r4, lsl #17 │ │ │ │ + mulseq r5, ip, r0 │ │ │ │ + andseq pc, r6, ip, ror #30 │ │ │ │ + andseq r8, r6, ip, asr r8 │ │ │ │ + eoreq r0, lr, r8, ror #18 │ │ │ │ + ldrheq r0, [r7], -r4 │ │ │ │ + @ instruction: 0x001687f8 │ │ │ │ + @ instruction: 0x0016ffdc │ │ │ │ + andseq r8, r6, r4, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #3272] @ 0xcc8 │ │ │ │ - ldr r5, [pc, #1100] @ 7a934 │ │ │ │ - ldr r2, [pc, #1100] @ 7a938 │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldrb r3, [r5, #1064] @ 0x428 │ │ │ │ - add r2, pc, r2 │ │ │ │ - cmp r3, #0 │ │ │ │ - ldr r3, [pc, #1084] @ 7a93c │ │ │ │ + ldr r2, [pc, #1140] @ 7def4 │ │ │ │ sub sp, sp, #788 @ 0x314 │ │ │ │ + ldr r3, [pc, #1136] @ 7def8 │ │ │ │ + ldr r5, [pc, #1136] @ 7defc │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ + add r5, pc, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #780] @ 0x30c │ │ │ │ mov r3, #0 │ │ │ │ - beq 7a818 │ │ │ │ + ldrb r3, [r5, #1064] @ 0x428 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 7dddc │ │ │ │ ldr r2, [r5, #1064] @ 0x428 │ │ │ │ - ldr r3, [pc, #1056] @ 7a940 │ │ │ │ + movw r3, #26998 @ 0x6976 │ │ │ │ + movt r3, #25956 @ 0x6564 │ │ │ │ add r5, r5, #1056 @ 0x420 │ │ │ │ - cmp r2, r3 │ │ │ │ mov r4, r0 │ │ │ │ add r5, r5, #8 │ │ │ │ - beq 7a6e8 │ │ │ │ - mov r8, #1 │ │ │ │ - ldr r3, [pc, #1032] @ 7a944 │ │ │ │ - ldr r2, [pc, #1032] @ 7a948 │ │ │ │ + cmp r2, r3 │ │ │ │ + beq 7dcac │ │ │ │ + mov r7, #1 │ │ │ │ + ldr r3, [pc, #1064] @ 7df00 │ │ │ │ + movw r2, #27760 @ 0x6c70 │ │ │ │ + movt r2, #31073 @ 0x7961 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r3, #1064] @ 0x428 │ │ │ │ add r3, r3, #1056 @ 0x420 │ │ │ │ - cmp r1, r2 │ │ │ │ add r3, r3, #8 │ │ │ │ - beq 7a6d0 │ │ │ │ - mov fp, #1 │ │ │ │ - ldr r2, [pc, #1004] @ 7a94c │ │ │ │ + cmp r1, r2 │ │ │ │ + beq 7dc90 │ │ │ │ + mov sl, #1 │ │ │ │ + ldr r2, [pc, #1028] @ 7df04 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r2, #1064] @ 0x428 │ │ │ │ add r3, r2, #1056 @ 0x420 │ │ │ │ - ldr r2, [pc, #992] @ 7a950 │ │ │ │ + movw r2, #25965 @ 0x656d │ │ │ │ + movt r2, #30062 @ 0x756e │ │ │ │ add r3, r3, #8 │ │ │ │ cmp r1, r2 │ │ │ │ - beq 7a6c0 │ │ │ │ - mov sl, #1 │ │ │ │ - add r5, sp, #12 │ │ │ │ + beq 7dc80 │ │ │ │ + mov r9, #1 │ │ │ │ mov r3, #256 @ 0x100 │ │ │ │ + add r5, sp, #12 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ - bl 60050 │ │ │ │ + bl 62738 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #44 @ 0x2c │ │ │ │ mov r0, r4 │ │ │ │ - bl 600e0 │ │ │ │ + bl 627dc │ │ │ │ + mov r6, r0 │ │ │ │ mov r2, #2 │ │ │ │ mov r1, #44 @ 0x2c │ │ │ │ - mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 600e0 │ │ │ │ + bl 627dc │ │ │ │ + mov r8, r0 │ │ │ │ mov r2, #3 │ │ │ │ mov r1, #44 @ 0x2c │ │ │ │ - mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 600e0 │ │ │ │ + bl 627dc │ │ │ │ + mov r3, r0 │ │ │ │ mov r2, #4 │ │ │ │ - mov r1, #44 @ 0x2c │ │ │ │ - mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 600e0 │ │ │ │ - ldr r2, [pc, #868] @ 7a954 │ │ │ │ + mov r1, #44 @ 0x2c │ │ │ │ + mov r4, r3 │ │ │ │ + bl 627dc │ │ │ │ + ldr r2, [pc, #880] @ 7df08 │ │ │ │ mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ + mov fp, r0 │ │ │ │ mov r1, #7 │ │ │ │ - mov r4, r0 │ │ │ │ mov r0, #2 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r3, [pc, #844] @ 7a958 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r3, [pc, #856] @ 7df0c │ │ │ │ mov r2, #1 │ │ │ │ + cmp r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #1096] @ 0x448 │ │ │ │ - cmp sl, #0 │ │ │ │ str r2, [r3] │ │ │ │ - bne 7a6fc │ │ │ │ - ldr r2, [pc, #820] @ 7a95c │ │ │ │ + bne 7dcc0 │ │ │ │ + ldr r2, [pc, #832] @ 7df10 │ │ │ │ mov r1, #7 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #2 │ │ │ │ - bl ab6e0 │ │ │ │ - cmp r8, #0 │ │ │ │ - bne 7a720 │ │ │ │ - ldr r3, [pc, #796] @ 7a960 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + cmp r7, #0 │ │ │ │ + bne 7dce4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ + movw r3, #21838 @ 0x554e │ │ │ │ + movt r3, #19532 @ 0x4c4c │ │ │ │ cmp r2, r3 │ │ │ │ - beq 7a83c │ │ │ │ - ldr r9, [pc, #784] @ 7a964 │ │ │ │ - add r7, sp, #268 @ 0x10c │ │ │ │ - add r9, pc, r9 │ │ │ │ - mov r2, #512 @ 0x200 │ │ │ │ - add r1, r9, #552 @ 0x228 │ │ │ │ - mov r0, r7 │ │ │ │ - bl 25400 │ │ │ │ + beq 7de00 │ │ │ │ + ldr r8, [pc, #788] @ 7df14 │ │ │ │ + add r6, sp, #268 @ 0x10c │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ + mov r0, r6 │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r1, r8, #552 @ 0x228 │ │ │ │ + bl 2532c │ │ │ │ mov r1, r5 │ │ │ │ - mov r0, r7 │ │ │ │ - bl 23e94 │ │ │ │ - ldr r1, [r9, #1096] @ 0x448 │ │ │ │ - mov r0, r7 │ │ │ │ + mov r2, #512 @ 0x200 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 23dcc │ │ │ │ + ldr r1, [r8, #1096] @ 0x448 │ │ │ │ + mov r0, r6 │ │ │ │ add r1, r1, #20 │ │ │ │ - bl 78eac │ │ │ │ + bl 7c36c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 7a8e0 │ │ │ │ + beq 7dea0 │ │ │ │ mov r0, #1 │ │ │ │ - ldr r2, [pc, #716] @ 7a968 │ │ │ │ - ldr r3, [pc, #668] @ 7a93c │ │ │ │ + ldr r2, [pc, #720] @ 7df18 │ │ │ │ + ldr r3, [pc, #684] @ 7def8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #780] @ 0x30c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 7a924 │ │ │ │ + bne 7dee4 │ │ │ │ add sp, sp, #788 @ 0x314 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldrb sl, [r3, #4] │ │ │ │ - cmp sl, #0 │ │ │ │ - beq 7a57c │ │ │ │ - b 7a578 │ │ │ │ - ldr r2, [pc, #660] @ 7a96c │ │ │ │ - ldr r3, [r3, #4] │ │ │ │ - cmp r3, r2 │ │ │ │ - moveq fp, #0 │ │ │ │ - bne 7a554 │ │ │ │ - b 7a558 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldrb r9, [r3, #4] │ │ │ │ + cmp r9, #0 │ │ │ │ + beq 7db20 │ │ │ │ + b 7db1c │ │ │ │ + ldr r2, [r3, #4] │ │ │ │ + movw r3, #24930 @ 0x6162 │ │ │ │ + movt r3, #114 @ 0x72 │ │ │ │ + cmp r2, r3 │ │ │ │ + moveq sl, #0 │ │ │ │ + bne 7daf4 │ │ │ │ + b 7daf8 │ │ │ │ ldrh r3, [r5, #4] │ │ │ │ cmp r3, #111 @ 0x6f │ │ │ │ - moveq r8, #0 │ │ │ │ - bne 7a530 │ │ │ │ - b 7a534 │ │ │ │ - ldr r2, [pc, #620] @ 7a970 │ │ │ │ - stmib r3, {r7, r9} │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r7 │ │ │ │ + moveq r7, #0 │ │ │ │ + bne 7dacc │ │ │ │ + b 7dad0 │ │ │ │ + ldr r2, [pc, #596] @ 7df1c │ │ │ │ mov r1, #7 │ │ │ │ mov r0, #2 │ │ │ │ - str r9, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ - b 7a620 │ │ │ │ - ldr r9, [pc, #588] @ 7a974 │ │ │ │ - add r7, sp, #268 @ 0x10c │ │ │ │ - add r9, pc, r9 │ │ │ │ - mov r2, #512 @ 0x200 │ │ │ │ - add r1, r9, #552 @ 0x228 │ │ │ │ - mov r0, r7 │ │ │ │ - bl 25400 │ │ │ │ + stmib r3, {r6, r8} │ │ │ │ + mov r3, r6 │ │ │ │ + str r8, [sp] │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 7dbc8 │ │ │ │ + ldr r8, [pc, #564] @ 7df20 │ │ │ │ + add r6, sp, #268 @ 0x10c │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ + mov r0, r6 │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r1, r8, #552 @ 0x228 │ │ │ │ + bl 2532c │ │ │ │ mov r1, r5 │ │ │ │ - mov r0, r7 │ │ │ │ - bl 23e94 │ │ │ │ - ldr r1, [r9, #1096] @ 0x448 │ │ │ │ - mov r0, r7 │ │ │ │ + mov r2, #512 @ 0x200 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 23dcc │ │ │ │ + ldr r1, [r8, #1096] @ 0x448 │ │ │ │ + mov r0, r6 │ │ │ │ add r1, r1, #20 │ │ │ │ - bl 78eac │ │ │ │ + bl 7c36c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 7a690 │ │ │ │ - ldr r3, [r9, #1096] @ 0x448 │ │ │ │ + bne 7dc3c │ │ │ │ + ldr r3, [r8, #1096] @ 0x448 │ │ │ │ ldr r2, [r3, #20] │ │ │ │ ldr r1, [r3, #24] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 7a690 │ │ │ │ + beq 7dc3c │ │ │ │ cmp r1, #0 │ │ │ │ - beq 7a690 │ │ │ │ - eor r3, r8, #1 │ │ │ │ - cmp r6, #0 │ │ │ │ + beq 7dc3c │ │ │ │ + eor r3, r7, #1 │ │ │ │ + cmp r4, #0 │ │ │ │ moveq r3, #0 │ │ │ │ andne r3, r3, #1 │ │ │ │ - cmp r4, #0 │ │ │ │ + cmp fp, #0 │ │ │ │ moveq r3, #0 │ │ │ │ andne r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 7a928 │ │ │ │ + bne 7dee8 │ │ │ │ + ldr r3, [pc, #428] @ 7df24 │ │ │ │ + mov r0, #2 │ │ │ │ str r2, [sp] │ │ │ │ - ldr r3, [pc, #448] @ 7a978 │ │ │ │ - ldr r2, [pc, #448] @ 7a97c │ │ │ │ + ldr r2, [pc, #420] @ 7df28 │ │ │ │ str r1, [sp, #4] │ │ │ │ + mov r1, #7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r1, #7 │ │ │ │ - mov r0, #2 │ │ │ │ - bl ab6e0 │ │ │ │ - cmp r8, #0 │ │ │ │ - bne 7a898 │ │ │ │ - cmp fp, #0 │ │ │ │ - bne 7a7f4 │ │ │ │ - ldr r3, [pc, #408] @ 7a980 │ │ │ │ + bl b155c │ │ │ │ + cmp r7, #0 │ │ │ │ + bne 7de58 │ │ │ │ + cmp sl, #0 │ │ │ │ + bne 7ddb8 │ │ │ │ + ldr r3, [pc, #384] @ 7df2c │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str r2, [r3, #1520] @ 0x5f0 │ │ │ │ - cmp sl, #0 │ │ │ │ - bne 7a810 │ │ │ │ - ldr r3, [pc, #384] @ 7a984 │ │ │ │ + cmp r9, #0 │ │ │ │ + bne 7ddd4 │ │ │ │ + ldr r3, [pc, #360] @ 7df30 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str r2, [r3, #2176] @ 0x880 │ │ │ │ mov r0, #0 │ │ │ │ - b 7a694 │ │ │ │ - ldr r1, [pc, #360] @ 7a988 │ │ │ │ - ldr r0, [pc, #360] @ 7a98c │ │ │ │ - add r1, pc, r1 │ │ │ │ + b 7dc40 │ │ │ │ + ldr r1, [pc, #336] @ 7df34 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #332] @ 7df38 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ add r1, r5, #8 │ │ │ │ - bl 774f0 │ │ │ │ - b 7a690 │ │ │ │ + bl 7a8b0 │ │ │ │ + b 7dc3c │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 7a64c │ │ │ │ - ldr r3, [pc, #320] @ 7a990 │ │ │ │ - cmp r6, #0 │ │ │ │ - cmpne r4, #0 │ │ │ │ + bne 7dbf8 │ │ │ │ + ldr r3, [pc, #296] @ 7df3c │ │ │ │ + cmp r4, #0 │ │ │ │ + cmpne fp, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #1096] @ 0x448 │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - beq 7a690 │ │ │ │ - str r6, [r3, #12] │ │ │ │ - str r4, [r3, #16] │ │ │ │ - ldr r3, [pc, #284] @ 7a994 │ │ │ │ - ldr r2, [pc, #284] @ 7a998 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + beq 7dc3c │ │ │ │ + str r4, [r3, #12] │ │ │ │ + str fp, [r3, #16] │ │ │ │ + ldr r3, [pc, #260] @ 7df40 │ │ │ │ mov r1, #7 │ │ │ │ mov r0, #2 │ │ │ │ - str r4, [sp, #4] │ │ │ │ - str r6, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ - b 7a7d8 │ │ │ │ - ldr r4, [pc, #252] @ 7a99c │ │ │ │ + stm sp, {r4, fp} │ │ │ │ + ldr r2, [pc, #248] @ 7df44 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 7dd9c │ │ │ │ + ldr r4, [pc, #232] @ 7df48 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4, #1096] @ 0x448 │ │ │ │ add r1, r0, #40 @ 0x28 │ │ │ │ add r0, r0, #20 │ │ │ │ - bl 5f3c8 │ │ │ │ + bl 619d8 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 7a904 │ │ │ │ + beq 7dec4 │ │ │ │ ldr r2, [r4, #1096] @ 0x448 │ │ │ │ mov r1, #7 │ │ │ │ + mov r0, #2 │ │ │ │ ldr r3, [r2, #40] @ 0x28 │ │ │ │ ldr r2, [r2, #44] @ 0x2c │ │ │ │ str r2, [sp] │ │ │ │ - ldr r2, [pc, #204] @ 7a9a0 │ │ │ │ - mov r0, #2 │ │ │ │ + ldr r2, [pc, #180] @ 7df4c │ │ │ │ add r2, pc, r2 │ │ │ │ - bl ab6e0 │ │ │ │ - b 7a7d8 │ │ │ │ - ldr r3, [r9, #1096] @ 0x448 │ │ │ │ - cmp r6, #0 │ │ │ │ - cmpne r4, #0 │ │ │ │ + bl b155c │ │ │ │ + b 7dd9c │ │ │ │ + ldr r3, [r8, #1096] @ 0x448 │ │ │ │ + cmp r4, #0 │ │ │ │ + cmpne fp, #0 │ │ │ │ ldr r2, [r3, #20] │ │ │ │ ldr r1, [r3, #24] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ - bne 7a868 │ │ │ │ - b 7a778 │ │ │ │ - ldr r1, [pc, #152] @ 7a9a4 │ │ │ │ - ldr r0, [pc, #152] @ 7a9a8 │ │ │ │ - add r1, pc, r1 │ │ │ │ + bne 7de2c │ │ │ │ + b 7dd3c │ │ │ │ + ldr r1, [pc, #132] @ 7df50 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #128] @ 7df54 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - bl 774f0 │ │ │ │ - b 7a690 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - mov r6, r2 │ │ │ │ - mov r4, r1 │ │ │ │ - b 7a870 │ │ │ │ - eoreq r2, sp, r0, lsl r7 │ │ │ │ - ldrdeq r3, [ip], -r0 @ │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - strbvs r6, [r4, #-2422]! @ 0xfffff68a │ │ │ │ - strhteq r2, [sp], -ip │ │ │ │ - stmdbvc r1!, {r4, r5, r6, sl, fp, sp, lr}^ │ │ │ │ - mlaeq sp, ip, r6, r2 │ │ │ │ - strbvc r6, [lr, #-1389]! @ 0xfffffa93 │ │ │ │ - andseq r1, r6, r4, lsl r5 │ │ │ │ - eoreq r2, sp, ip, ror #11 │ │ │ │ - mulseq r5, r8, pc @ │ │ │ │ - mcrrmi 5, 4, r5, ip, cr14 │ │ │ │ - eoreq r2, sp, r4, lsr #11 │ │ │ │ - eoreq r3, ip, r4, lsr #24 │ │ │ │ - rsbseq r6, r2, r2, ror #2 │ │ │ │ - andseq r1, r6, r4, lsl r4 │ │ │ │ - ldrdeq r2, [sp], -r0 @ │ │ │ │ - andseq r1, r6, r4, ror #6 │ │ │ │ - andseq r1, r6, r8, ror #6 │ │ │ │ - eoreq r2, sp, r0, lsl r4 │ │ │ │ - strdeq r2, [sp], -r4 @ │ │ │ │ - andseq r0, r6, r4, asr #28 │ │ │ │ - andseq r9, r5, r0, lsr r7 │ │ │ │ - eoreq r2, sp, r4, lsr #7 │ │ │ │ - andseq sp, r6, r0, lsr #22 │ │ │ │ - andseq r1, r6, ip, lsr #5 │ │ │ │ - eoreq r2, sp, ip, asr r3 │ │ │ │ - andseq r1, r6, ip, ror #4 │ │ │ │ - andseq r0, r6, r8, ror sp │ │ │ │ - andseq r9, r5, r4, asr #12 │ │ │ │ + bl 2481c │ │ │ │ + bl 7a8b0 │ │ │ │ + b 7dc3c │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + mov r4, r2 │ │ │ │ + mov fp, r1 │ │ │ │ + b 7de34 │ │ │ │ + eoreq r0, lr, r8, asr #16 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eoreq pc, lr, r8, ror #2 │ │ │ │ + eoreq pc, lr, ip, lsl r1 @ │ │ │ │ + strdeq pc, [lr], -ip @ │ │ │ │ + @ instruction: 0x001701b0 │ │ │ │ + eoreq pc, lr, r0, asr #32 │ │ │ │ + andseq r1, r6, ip, lsr ip │ │ │ │ + strdeq lr, [lr], -r0 @ │ │ │ │ + eoreq r0, lr, r8, lsl #13 │ │ │ │ + mulseq r7, r0, r0 │ │ │ │ + eoreq lr, lr, r4, lsl #30 │ │ │ │ + andseq pc, r6, r8, ror #31 │ │ │ │ + andseq pc, r6, ip, ror #31 │ │ │ │ + eoreq lr, lr, ip, asr #28 │ │ │ │ + eoreq lr, lr, r0, lsr lr │ │ │ │ + andseq pc, r6, ip, asr #21 │ │ │ │ + @ instruction: 0x001683bc │ │ │ │ + eoreq lr, lr, r0, ror #27 │ │ │ │ + andseq ip, r7, r0, lsr #15 │ │ │ │ + andseq pc, r6, ip, lsr #30 │ │ │ │ + mlaeq lr, ip, sp, lr │ │ │ │ + @ instruction: 0x0016fefc │ │ │ │ + andseq pc, r6, r4, lsl #20 │ │ │ │ + @ instruction: 0x001682d4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #3520] @ 0xdc0 │ │ │ │ - ldrb r3, [r0] │ │ │ │ - ldr r2, [pc, #976] @ 7ad98 │ │ │ │ - cmp r3, #0 │ │ │ │ - ldr r3, [pc, #972] @ 7ad9c │ │ │ │ + ldr r2, [pc, #1000] @ 7e368 │ │ │ │ + sub sp, sp, #540 @ 0x21c │ │ │ │ + ldr r3, [pc, #996] @ 7e36c │ │ │ │ + ldr r7, [pc, #996] @ 7e370 │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [pc, #968] @ 7ada0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - sub sp, sp, #540 @ 0x21c │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #532] @ 0x214 │ │ │ │ mov r3, #0 │ │ │ │ - beq 7aa08 │ │ │ │ - ldr r1, [pc, #940] @ 7ada4 │ │ │ │ + ldrb r3, [r0] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 7dfc4 │ │ │ │ + ldr r1, [pc, #960] @ 7e374 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - bne 7ab28 │ │ │ │ - ldr r2, [pc, #920] @ 7ada8 │ │ │ │ + bne 7e0f8 │ │ │ │ + ldr r2, [pc, #940] @ 7e378 │ │ │ │ mov r1, #7 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #2 │ │ │ │ - bl ab6e0 │ │ │ │ - bl 602a0 │ │ │ │ - ldr r3, [pc, #900] @ 7adac │ │ │ │ - ldr r5, [pc, #900] @ 7adb0 │ │ │ │ - ldr r4, [r7, r3] │ │ │ │ + mov r6, #0 │ │ │ │ + ldr r5, [pc, #928] @ 7e37c │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + bl 629d8 │ │ │ │ + ldr r3, [pc, #916] @ 7e380 │ │ │ │ + add r5, pc, r5 │ │ │ │ + mov r0, #1 │ │ │ │ mov r1, #4 │ │ │ │ + ldr r4, [r7, r3] │ │ │ │ add r3, r4, #2176 @ 0x880 │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r3, r3, r1 │ │ │ │ + str r4, [r5, #4] │ │ │ │ + add r3, r3, #4 │ │ │ │ + str r0, [r4, #20] │ │ │ │ + str r0, [r4, #24] │ │ │ │ + str r1, [r4, #32] │ │ │ │ str r3, [r5, #1100] @ 0x44c │ │ │ │ add r3, r4, #2176 @ 0x880 │ │ │ │ - mov r0, #1 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r2, #32 │ │ │ │ add r3, r3, #8 │ │ │ │ - str r2, [r4, #28] │ │ │ │ - str r1, [r4, #32] │ │ │ │ - str r4, [r5, #4] │ │ │ │ - str r4, [r5, #1096] @ 0x448 │ │ │ │ str r6, [r4, #504] @ 0x1f8 │ │ │ │ - str r0, [r4, #20] │ │ │ │ - str r0, [r4, #24] │ │ │ │ + str r4, [r5, #1096] @ 0x448 │ │ │ │ str r3, [r5, #1104] @ 0x450 │ │ │ │ - bl 25460 │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #28] │ │ │ │ + bl 2538c │ │ │ │ cmp r0, r6 │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ - beq 7ad44 │ │ │ │ + beq 7e314 │ │ │ │ mvn r3, #65280 @ 0xff00 │ │ │ │ - str r3, [r0] │ │ │ │ add r1, r4, #40 @ 0x28 │ │ │ │ + str r3, [r0] │ │ │ │ add r0, r4, #20 │ │ │ │ - bl 5f3c8 │ │ │ │ + bl 619d8 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 7ad20 │ │ │ │ - ldr r2, [r5, #1096] @ 0x448 │ │ │ │ + beq 7e2f0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ + str r6, [r5, #1100] @ 0x44c │ │ │ │ + ldr r2, [r5, #1096] @ 0x448 │ │ │ │ + str r6, [r5, #1104] @ 0x450 │ │ │ │ + add r0, r3, #512 @ 0x200 │ │ │ │ ldr r1, [r2, #20] │ │ │ │ + str r6, [r2, #4] │ │ │ │ + str r6, [r2, #8] │ │ │ │ + str r0, [r5, #1096] @ 0x448 │ │ │ │ str r1, [r2, #12] │ │ │ │ ldr r1, [r2, #24] │ │ │ │ str r1, [r2, #16] │ │ │ │ - str r6, [r2, #4] │ │ │ │ - str r6, [r2, #8] │ │ │ │ - add r1, r3, #512 @ 0x200 │ │ │ │ mvn r2, #0 │ │ │ │ - str r1, [r5, #1096] @ 0x448 │ │ │ │ - str r2, [r3, #516] @ 0x204 │ │ │ │ mov r1, #720 @ 0x2d0 │ │ │ │ + str r2, [r3, #516] @ 0x204 │ │ │ │ str r2, [r3, #520] @ 0x208 │ │ │ │ mov r2, #404 @ 0x194 │ │ │ │ - str r6, [r5, #1100] @ 0x44c │ │ │ │ - str r6, [r5, #1104] @ 0x450 │ │ │ │ str r1, [r3, #524] @ 0x20c │ │ │ │ str r2, [r3, #528] @ 0x210 │ │ │ │ str r6, [r3, #620] @ 0x26c │ │ │ │ str r6, [r3, #624] @ 0x270 │ │ │ │ str r6, [r3, #628] @ 0x274 │ │ │ │ mov r0, #0 │ │ │ │ - ldr r2, [pc, #688] @ 7adb4 │ │ │ │ - ldr r3, [pc, #660] @ 7ad9c │ │ │ │ + ldr r2, [pc, #708] @ 7e384 │ │ │ │ + ldr r3, [pc, #680] @ 7e36c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #532] @ 0x214 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 7ad40 │ │ │ │ + bne 7e310 │ │ │ │ add sp, sp, #540 @ 0x21c │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r6, [pc, #648] @ 7adb8 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r6, [pc, #648] @ 7e388 │ │ │ │ mov r1, r4 │ │ │ │ + ldr r5, [pc, #644] @ 7e38c │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r0, [r6, #1108] @ 0x454 │ │ │ │ - bl 778ec │ │ │ │ - ldr r5, [pc, #632] @ 7adbc │ │ │ │ add r5, pc, r5 │ │ │ │ + bl 7acdc │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 2372c │ │ │ │ + bl 23664 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 7ad64 │ │ │ │ - ldr r2, [pc, #608] @ 7adc0 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ + beq 7e334 │ │ │ │ + ldr r2, [pc, #608] @ 7e390 │ │ │ │ mov r1, #7 │ │ │ │ mov r0, #2 │ │ │ │ - bl ab6e0 │ │ │ │ - bl 602a0 │ │ │ │ - ldr r3, [pc, #584] @ 7adc4 │ │ │ │ + add r4, sp, #20 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + ldr r7, [pc, #592] @ 7e394 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + bl 629d8 │ │ │ │ + ldr r3, [pc, #580] @ 7e398 │ │ │ │ mov r2, #0 │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #572] @ 7e39c │ │ │ │ + add sl, r7, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #576] @ 7adc8 │ │ │ │ - ldr r5, [pc, #576] @ 7adcc │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r2, [r3, #1064] @ 0x428 │ │ │ │ str r2, [r3] │ │ │ │ - ldr r3, [pc, #564] @ 7add0 │ │ │ │ - add r7, pc, r7 │ │ │ │ add r5, pc, r5 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add sl, r7, #8 │ │ │ │ + str r2, [r3, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - add r4, sp, #20 │ │ │ │ + strb r2, [r3, #1064] @ 0x428 │ │ │ │ + ldr r3, [pc, #544] @ 7e3a0 │ │ │ │ + add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #256 @ 0x100 │ │ │ │ mov r0, r4 │ │ │ │ - bl 80328 │ │ │ │ + bl 83e2c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 7acd0 │ │ │ │ + beq 7e2a0 │ │ │ │ ldr r3, [r7] │ │ │ │ mov r2, #32 │ │ │ │ - add r3, r3, #1 │ │ │ │ mov r1, #9 │ │ │ │ mov r0, r4 │ │ │ │ + add r3, r3, #1 │ │ │ │ str r3, [r7] │ │ │ │ - bl 5fed0 │ │ │ │ + bl 62598 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5ff14 │ │ │ │ + bl 625dc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5ffb0 │ │ │ │ + bl 62678 │ │ │ │ ldrb r3, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 7abb4 │ │ │ │ + beq 7e184 │ │ │ │ mov r1, #32 │ │ │ │ mov r3, #0 │ │ │ │ + ldr r6, [pc, #448] @ 7e3a4 │ │ │ │ mov r2, #61 @ 0x3d │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, sl │ │ │ │ - bl 60050 │ │ │ │ add r9, sp, #276 @ 0x114 │ │ │ │ - mov r1, #256 @ 0x100 │ │ │ │ + bl 62738 │ │ │ │ + mov r2, #256 @ 0x100 │ │ │ │ + mov r1, r9 │ │ │ │ mov r3, #1 │ │ │ │ - mov r2, #61 @ 0x3d │ │ │ │ mov r0, r4 │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r6, [pc, #404] @ 7add4 │ │ │ │ - mov r1, r9 │ │ │ │ - bl 60050 │ │ │ │ - mov r0, sl │ │ │ │ - bl 5fe70 │ │ │ │ + str r2, [sp] │ │ │ │ + mov r2, #61 @ 0x3d │ │ │ │ mov fp, #0 │ │ │ │ - ldr r1, [sp, #8] │ │ │ │ + bl 62738 │ │ │ │ + mov r0, sl │ │ │ │ add r6, pc, r6 │ │ │ │ - b 7ac60 │ │ │ │ + bl 62538 │ │ │ │ + ldr r1, [sp, #8] │ │ │ │ + b 7e230 │ │ │ │ ldr r1, [r6, fp, lsl #3] │ │ │ │ mov r0, r5 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - beq 7acac │ │ │ │ + beq 7e27c │ │ │ │ add fp, fp, #1 │ │ │ │ cmp fp, #17 │ │ │ │ - bne 7ac5c │ │ │ │ - ldr r1, [pc, #340] @ 7add8 │ │ │ │ - ldr r0, [pc, #340] @ 7addc │ │ │ │ + bne 7e22c │ │ │ │ + ldr r1, [pc, #340] @ 7e3a8 │ │ │ │ + mov r2, #5 │ │ │ │ + ldr r0, [pc, #336] @ 7e3ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r2, #5 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r5 │ │ │ │ - bl 774f0 │ │ │ │ + bl 7a8b0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 2294c │ │ │ │ + bl 228a8 │ │ │ │ mvn r0, #1 │ │ │ │ - b 7aafc │ │ │ │ - ldr r2, [pc, #300] @ 7ade0 │ │ │ │ + b 7e0b8 │ │ │ │ + ldr r2, [pc, #300] @ 7e3b0 │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r2, fp, lsl #3 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 7abb4 │ │ │ │ - b 7ac9c │ │ │ │ + beq 7e184 │ │ │ │ + b 7e26c │ │ │ │ mov r0, r8 │ │ │ │ - bl 2294c │ │ │ │ - ldr r3, [pc, #260] @ 7ade4 │ │ │ │ + bl 228a8 │ │ │ │ + ldr r3, [pc, #260] @ 7e3b4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 7aaf8 │ │ │ │ - ldr r1, [pc, #244] @ 7ade8 │ │ │ │ - ldr r0, [pc, #244] @ 7adec │ │ │ │ + bne 7e0b4 │ │ │ │ + ldr r1, [pc, #244] @ 7e3b8 │ │ │ │ + ldr r0, [pc, #244] @ 7e3bc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #5 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ - mov r1, #1 │ │ │ │ mov r2, r0 │ │ │ │ + mov r1, #1 │ │ │ │ mov r0, #2 │ │ │ │ - bl ab6e0 │ │ │ │ + bl b155c │ │ │ │ mvn r0, #0 │ │ │ │ - b 7aafc │ │ │ │ - ldr r1, [pc, #200] @ 7adf0 │ │ │ │ - ldr r0, [pc, #200] @ 7adf4 │ │ │ │ - add r1, pc, r1 │ │ │ │ + b 7e0b8 │ │ │ │ + ldr r1, [pc, #200] @ 7e3c0 │ │ │ │ mov r2, #5 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - bl 774f0 │ │ │ │ - b 7ad18 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - ldr r1, [pc, #172] @ 7adf8 │ │ │ │ - ldr r0, [pc, #172] @ 7adfc │ │ │ │ + ldr r0, [pc, #196] @ 7e3c4 │ │ │ │ add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl 2481c │ │ │ │ + bl 7a8b0 │ │ │ │ + b 7e2e8 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + ldr r1, [pc, #172] @ 7e3c8 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #168] @ 7e3cc │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - bl 774f0 │ │ │ │ - b 7ad18 │ │ │ │ - mov r1, r4 │ │ │ │ + bl 2481c │ │ │ │ + bl 7a8b0 │ │ │ │ + b 7e2e8 │ │ │ │ ldr r0, [r6, #1112] @ 0x458 │ │ │ │ - bl 778ec │ │ │ │ + mov r1, r4 │ │ │ │ + bl 7acdc │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 2372c │ │ │ │ + bl 23664 │ │ │ │ subs r8, r0, #0 │ │ │ │ - bne 7ab58 │ │ │ │ - ldr r1, [pc, #116] @ 7ae00 │ │ │ │ - ldr r0, [pc, #116] @ 7ae04 │ │ │ │ + bne 7e128 │ │ │ │ + ldr r1, [pc, #116] @ 7e3d0 │ │ │ │ + ldr r0, [pc, #116] @ 7e3d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7acfc │ │ │ │ - strdeq r3, [ip], -r4 @ │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq r3, ip, r4, ror #17 │ │ │ │ - andseq r0, r6, r0, ror #17 │ │ │ │ - andseq r1, r6, r4, asr r1 │ │ │ │ - andeq r1, r0, r4, lsl r6 │ │ │ │ - eoreq r2, sp, r4, asr #3 │ │ │ │ - strhteq r3, [ip], -ip │ │ │ │ - eoreq r2, sp, r8, asr #1 │ │ │ │ - @ instruction: 0x001504f4 │ │ │ │ - andseq r1, r6, ip, lsr r0 │ │ │ │ - eoreq r2, sp, ip, ror r0 │ │ │ │ - eoreq r2, sp, r0, rrx │ │ │ │ - eoreq r2, sp, ip, asr r0 │ │ │ │ - @ instruction: 0x00160fb8 │ │ │ │ - eoreq r2, fp, r0, asr #24 │ │ │ │ - andseq r0, r6, r8, lsr pc │ │ │ │ - @ instruction: 0x001592d0 │ │ │ │ - eoreq r2, fp, r0, ror #23 │ │ │ │ - eoreq r1, sp, ip, lsl pc │ │ │ │ - @ instruction: 0x00160edc │ │ │ │ - andseq r9, r5, r0, ror #4 │ │ │ │ - andseq r0, r6, ip, asr r9 │ │ │ │ - andseq r9, r5, r8, lsr #4 │ │ │ │ - andseq r0, r6, r8, lsr r9 │ │ │ │ - andseq r9, r5, r4, lsl #4 │ │ │ │ - @ instruction: 0x00160df4 │ │ │ │ - andseq r9, r5, r8, asr #3 │ │ │ │ + b 7e2cc │ │ │ │ + eoreq r0, lr, r8, asr #6 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eoreq r0, lr, r0, asr #6 │ │ │ │ + andseq pc, r6, r4, ror r5 @ │ │ │ │ + @ instruction: 0x0016fddc │ │ │ │ + eoreq lr, lr, r0, lsl ip │ │ │ │ + andeq r1, r0, r0, lsl #12 │ │ │ │ + eoreq r0, lr, r0, lsl r2 │ │ │ │ + strdeq lr, [lr], -r4 @ │ │ │ │ + andseq pc, r5, r8, ror r1 @ │ │ │ │ + andseq pc, r6, ip, lsr #25 │ │ │ │ + eoreq lr, lr, r4, lsr #21 │ │ │ │ + mlaeq lr, r8, sl, lr │ │ │ │ + mlaeq lr, r0, sl, lr │ │ │ │ + andseq pc, r6, ip, lsr #24 │ │ │ │ + eoreq pc, ip, r8, lsl #13 │ │ │ │ + @ instruction: 0x0016fbb4 │ │ │ │ + andseq r7, r6, ip, asr #30 │ │ │ │ + eoreq pc, ip, r0, lsr #12 │ │ │ │ + eoreq lr, lr, ip, asr #18 │ │ │ │ + andseq pc, r6, ip, asr fp @ │ │ │ │ + andseq r7, r6, r0, ror #29 │ │ │ │ + @ instruction: 0x0016f5d8 │ │ │ │ + andseq r7, r6, r8, lsr #29 │ │ │ │ + @ instruction: 0x0016f5b4 │ │ │ │ + andseq r7, r6, r4, lsl #29 │ │ │ │ + andseq pc, r6, r4, ror sl @ │ │ │ │ + andseq r7, r6, r8, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r4, [pc, #104] @ 7ae88 │ │ │ │ - ldr r3, [pc, #104] @ 7ae8c │ │ │ │ + ldr r4, [pc, #132] @ 7e47c │ │ │ │ + ldr r3, [pc, #132] @ 7e480 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - popeq {r4, r5, r6, pc} │ │ │ │ - ldr r3, [pc, #84] @ 7ae90 │ │ │ │ + bne 7e41c │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r3, [pc, #96] @ 7e484 │ │ │ │ ldr r5, [r4, r3] │ │ │ │ add r0, r5, #656 @ 0x290 │ │ │ │ - bl 823d4 │ │ │ │ - ldr r2, [pc, #72] @ 7ae94 │ │ │ │ - ldr r3, [pc, #72] @ 7ae98 │ │ │ │ - ldr r1, [r4, r2] │ │ │ │ + bl 86048 │ │ │ │ + ldr r1, [pc, #84] @ 7e488 │ │ │ │ ldr r2, [r5, #696] @ 0x2b8 │ │ │ │ + ldr r3, [pc, #80] @ 7e48c │ │ │ │ + ldr r1, [r4, r1] │ │ │ │ str r2, [r1] │ │ │ │ ldr r4, [r4, r3] │ │ │ │ ldr r1, [r5, #144] @ 0x90 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 82754 │ │ │ │ + bl 86424 │ │ │ │ ldr r3, [r5, #2176] @ 0x880 │ │ │ │ cmp r3, #0 │ │ │ │ - popeq {r4, r5, r6, pc} │ │ │ │ + beq 7e40c │ │ │ │ + ldr r0, [r4] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ ldr r2, [r5, #696] @ 0x2b8 │ │ │ │ ldr r1, [r5, #1816] @ 0x718 │ │ │ │ - ldr r0, [r4] │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - b 82754 │ │ │ │ - eoreq r3, ip, r0, lsr #9 │ │ │ │ - andeq r1, r0, r4, ror #21 │ │ │ │ - andeq r1, r0, r4, lsl r6 │ │ │ │ - andeq r1, r0, r4, lsl sp │ │ │ │ - muleq r0, r4, r7 │ │ │ │ - ldr r3, [pc, #116] @ 7af18 │ │ │ │ - ldr r2, [pc, #116] @ 7af1c │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #16 │ │ │ │ + b 86424 │ │ │ │ + ldrdeq pc, [sp], -r8 @ │ │ │ │ + ldrdeq r1, [r0], -r0 │ │ │ │ + andeq r1, r0, r0, lsl #12 │ │ │ │ + andeq r1, r0, r0, lsl #26 │ │ │ │ + andeq r1, r0, r0, lsl #15 │ │ │ │ + ldr r3, [pc, #140] @ 7e524 │ │ │ │ + ldr r2, [pc, #140] @ 7e528 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r0, [r3, #1116] @ 0x45c │ │ │ │ cmp r0, #0 │ │ │ │ bxeq lr │ │ │ │ cmp r0, #1 │ │ │ │ - beq 7aecc │ │ │ │ + beq 7e4c0 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [r3, #1116] @ 0x45c │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #84 @ 0x54 │ │ │ │ - bl 25460 │ │ │ │ + bl 2538c │ │ │ │ subs r3, r0, #0 │ │ │ │ - popeq {r4, pc} │ │ │ │ - ldr r2, [pc, #44] @ 7af20 │ │ │ │ - mov ip, r3 │ │ │ │ + beq 7e518 │ │ │ │ + ldr r2, [pc, #64] @ 7e52c │ │ │ │ + mov r1, r3 │ │ │ │ + mov ip, #3 │ │ │ │ + str ip, [r1], #4 │ │ │ │ add r2, pc, r2 │ │ │ │ - ldm r2, {r0, r1} │ │ │ │ - mov r2, #3 │ │ │ │ - str r2, [ip], #4 │ │ │ │ - str r0, [r3, #4] │ │ │ │ - strh r1, [ip, #4] │ │ │ │ - mov r0, r3 │ │ │ │ - pop {r4, lr} │ │ │ │ - b 3b164 │ │ │ │ - eoreq r3, ip, ip, lsl r4 │ │ │ │ - andeq r1, r0, r4, ror #21 │ │ │ │ - andseq ip, r4, r4, lsl #29 │ │ │ │ - ldr r3, [pc, #116] @ 7afa0 │ │ │ │ - ldr r2, [pc, #116] @ 7afa4 │ │ │ │ + ldr ip, [r2] │ │ │ │ + ldrh r2, [r2, #4] │ │ │ │ + str ip, [r3, #4] │ │ │ │ + strh r2, [r1, #4] │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + add sp, sp, #8 │ │ │ │ + b 3bdc8 │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + eoreq pc, sp, r8, lsr lr @ │ │ │ │ + ldrdeq r1, [r0], -r0 │ │ │ │ + @ instruction: 0x0015bad4 │ │ │ │ + ldr r3, [pc, #116] @ 7e5ac │ │ │ │ + ldr r2, [pc, #116] @ 7e5b0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r1, [r2, #1116] @ 0x45c │ │ │ │ cmp r1, #1 │ │ │ │ - bxeq lr │ │ │ │ + beq 7e5a4 │ │ │ │ ldr r3, [r2, #28] │ │ │ │ cmp r3, #10 │ │ │ │ cmpne r3, #1 │ │ │ │ - beq 7af68 │ │ │ │ + beq 7e578 │ │ │ │ cmp r3, #17 │ │ │ │ - bhi 7af7c │ │ │ │ - ldr r0, [pc, #72] @ 7afa8 │ │ │ │ - lsr r3, r0, r3 │ │ │ │ - tst r3, #1 │ │ │ │ - beq 7af7c │ │ │ │ + bhi 7e58c │ │ │ │ + movw r0, #8200 @ 0x2008 │ │ │ │ + movt r0, #2 │ │ │ │ + lsr r0, r0, r3 │ │ │ │ + tst r0, #1 │ │ │ │ + beq 7e58c │ │ │ │ cmp r1, #2 │ │ │ │ - beq 7af9c │ │ │ │ + beq 7e5a8 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, #9 │ │ │ │ - b 74014 │ │ │ │ + b 77250 │ │ │ │ ldr r3, [r2, #1072] @ 0x430 │ │ │ │ cmp r3, #0 │ │ │ │ - bxeq lr │ │ │ │ + beq 7e5a4 │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - bxeq lr │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 7af70 │ │ │ │ - b 7ae9c │ │ │ │ - mlaeq ip, r4, r3, r3 │ │ │ │ - andeq r1, r0, r4, ror #21 │ │ │ │ - andeq r2, r2, r8 │ │ │ │ + bne 7e578 │ │ │ │ + bx lr │ │ │ │ + b 7e490 │ │ │ │ + mlaeq sp, r8, sp, pc @ │ │ │ │ + ldrdeq r1, [r0], -r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - ldr r3, [pc, #72] @ 7b00c │ │ │ │ - ldr r2, [pc, #72] @ 7b010 │ │ │ │ + ldr r3, [pc, #88] @ 7e628 │ │ │ │ + ldr r2, [pc, #88] @ 7e62c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r1, [r3, #1116] @ 0x45c │ │ │ │ bics r4, r1, #2 │ │ │ │ mov r1, #1 │ │ │ │ - bne 7aff4 │ │ │ │ + bne 7e608 │ │ │ │ mov r0, #18 │ │ │ │ - bl 607a8 │ │ │ │ + bl 62f4c │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #19 │ │ │ │ - pop {r4, lr} │ │ │ │ - b 607a8 │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #8 │ │ │ │ + b 62f4c │ │ │ │ mov r0, #19 │ │ │ │ - bl 607a8 │ │ │ │ - pop {r4, lr} │ │ │ │ + bl 62f4c │ │ │ │ + ldr r4, [sp] │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #18 │ │ │ │ - b 607a8 │ │ │ │ - strdeq r3, [ip], -ip @ │ │ │ │ - andeq r1, r0, r4, ror #21 │ │ │ │ - ldr r3, [pc, #32] @ 7b03c │ │ │ │ - ldr r1, [pc, #32] @ 7b040 │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + add sp, sp, #8 │ │ │ │ + b 62f4c │ │ │ │ + eoreq pc, sp, r0, lsl #26 │ │ │ │ + ldrdeq r1, [r0], -r0 │ │ │ │ + ldr r3, [pc, #32] @ 7e658 │ │ │ │ + mov r0, #1 │ │ │ │ + ldr r1, [pc, #28] @ 7e65c │ │ │ │ + ldr r2, [pc, #28] @ 7e660 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r3, r1] │ │ │ │ - ldr r2, [pc, #24] @ 7b044 │ │ │ │ vstr s0, [r1] │ │ │ │ - ldr r2, [r3, r2] │ │ │ │ - mov r1, #1 │ │ │ │ - str r1, [r2] │ │ │ │ + ldr r3, [r3, r2] │ │ │ │ + str r0, [r3] │ │ │ │ bx lr │ │ │ │ - eoreq r3, ip, r4, lsr #5 │ │ │ │ - ldrdeq r1, [r0], -r0 │ │ │ │ - andeq r1, r0, r4, asr #18 │ │ │ │ - ldr r3, [pc, #32] @ 7b070 │ │ │ │ - ldr r1, [pc, #32] @ 7b074 │ │ │ │ + mlaeq sp, r0, ip, pc @ │ │ │ │ + @ instruction: 0x000018bc │ │ │ │ + andeq r1, r0, r0, lsr r9 │ │ │ │ + ldr r3, [pc, #32] @ 7e68c │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r1, [pc, #28] @ 7e690 │ │ │ │ + ldr r2, [pc, #28] @ 7e694 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r3, r1] │ │ │ │ - ldr r2, [pc, #24] @ 7b078 │ │ │ │ vstr s0, [r1] │ │ │ │ - ldr r2, [r3, r2] │ │ │ │ - mov r1, #0 │ │ │ │ - str r1, [r2] │ │ │ │ + ldr r3, [r3, r2] │ │ │ │ + str r0, [r3] │ │ │ │ bx lr │ │ │ │ - eoreq r3, ip, r0, ror r2 │ │ │ │ - ldrdeq r1, [r0], -r0 │ │ │ │ - andeq r1, r0, r4, asr #18 │ │ │ │ - vldr s14, [pc, #40] @ 7b0ac │ │ │ │ - ldr r3, [pc, #40] @ 7b0b0 │ │ │ │ - ldr r1, [pc, #40] @ 7b0b4 │ │ │ │ + eoreq pc, sp, ip, asr ip @ │ │ │ │ + @ instruction: 0x000018bc │ │ │ │ + andeq r1, r0, r0, lsr r9 │ │ │ │ + vldr s14, [pc, #40] @ 7e6c8 │ │ │ │ + mov r0, #3 │ │ │ │ + ldr r3, [pc, #36] @ 7e6cc │ │ │ │ + ldr r1, [pc, #36] @ 7e6d0 │ │ │ │ vdiv.f32 s15, s0, s14 │ │ │ │ + ldr r2, [pc, #32] @ 7e6d4 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r0, [r3, r1] │ │ │ │ - ldr r2, [pc, #28] @ 7b0b8 │ │ │ │ - mov r1, #3 │ │ │ │ - vstr s15, [r0] │ │ │ │ + ldr r1, [r3, r1] │ │ │ │ + vstr s15, [r1] │ │ │ │ ldr r3, [r3, r2] │ │ │ │ - str r1, [r3] │ │ │ │ + str r0, [r3] │ │ │ │ bx lr │ │ │ │ sbcmi r0, r8, #0 │ │ │ │ - eoreq r3, ip, r4, lsr r2 │ │ │ │ - ldrdeq r1, [r0], -r0 │ │ │ │ - andeq r1, r0, r4, asr #18 │ │ │ │ + eoreq pc, sp, r0, lsr #24 │ │ │ │ + @ instruction: 0x000018bc │ │ │ │ + andeq r1, r0, r0, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + strd r4, [sp, #-32]! @ 0xffffffe0 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + str sl, [sp, #24] │ │ │ │ + str lr, [sp, #28] │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r5, [pc, #472] @ 7b2ac │ │ │ │ - ldr r3, [pc, #472] @ 7b2b0 │ │ │ │ + ldr r5, [pc, #492] @ 7e8ec │ │ │ │ + mov r9, #0 │ │ │ │ + ldr r3, [pc, #488] @ 7e8f0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r4, [r5, r3] │ │ │ │ - ldr r3, [pc, #464] @ 7b2b4 │ │ │ │ - mov r9, #0 │ │ │ │ + ldr r3, [pc, #480] @ 7e8f4 │ │ │ │ + ldr r8, [r4, #1520] @ 0x5f0 │ │ │ │ ldr r6, [r5, r3] │ │ │ │ ldr r7, [r4, #2176] @ 0x880 │ │ │ │ - ldr r8, [r4, #1520] @ 0x5f0 │ │ │ │ str r9, [r6] │ │ │ │ - bl 7a9ac │ │ │ │ + bl 7df58 │ │ │ │ cmp r0, r9 │ │ │ │ - bne 7b218 │ │ │ │ - bl 7d330 │ │ │ │ - bl 7d12c │ │ │ │ + bne 7e858 │ │ │ │ + bl 80b50 │ │ │ │ + bl 80938 │ │ │ │ mov r1, #8 │ │ │ │ add r0, r4, #144 @ 0x90 │ │ │ │ - bl 826a4 │ │ │ │ + bl 86330 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r6] │ │ │ │ ldr r3, [r4, #548] @ 0x224 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 7b148 │ │ │ │ + beq 7e774 │ │ │ │ add r6, r4, #656 @ 0x290 │ │ │ │ ldr r1, [r4, #532] @ 0x214 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r4, #536] @ 0x218 │ │ │ │ - bl 83340 │ │ │ │ + bl 87084 │ │ │ │ ldr r1, [r4, #548] @ 0x224 │ │ │ │ mov r0, r6 │ │ │ │ - bl 830a8 │ │ │ │ - ldr r3, [pc, #360] @ 7b2b8 │ │ │ │ + bl 86dd4 │ │ │ │ + ldr r3, [pc, #380] @ 7e8f8 │ │ │ │ ldr r6, [r5, r3] │ │ │ │ ldr r3, [r6, #1116] @ 0x45c │ │ │ │ cmp r3, #0 │ │ │ │ - bne 7b170 │ │ │ │ + bne 7e79c │ │ │ │ ldr r9, [r4, #696] @ 0x2b8 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 7b280 │ │ │ │ + beq 7e8c0 │ │ │ │ add r0, r4, #656 @ 0x290 │ │ │ │ - bl 82758 │ │ │ │ + bl 86428 │ │ │ │ cmp r8, #0 │ │ │ │ - bne 7b278 │ │ │ │ - bl 7e3bc │ │ │ │ + bne 7e8b8 │ │ │ │ + bl 81d94 │ │ │ │ cmp r7, #0 │ │ │ │ - bne 7b270 │ │ │ │ - bl 7d61c │ │ │ │ + bne 7e8b0 │ │ │ │ + bl 80ea4 │ │ │ │ ldr r3, [r6, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 7b1e4 │ │ │ │ + bne 7e824 │ │ │ │ ldr r3, [r6, #32] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 7b208 │ │ │ │ + ble 7e848 │ │ │ │ ldr r3, [r4, #696] @ 0x2b8 │ │ │ │ mov r0, #29 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r1, #1 │ │ │ │ movne r1, #2 │ │ │ │ - bl 607a8 │ │ │ │ - ldr r3, [pc, #252] @ 7b2bc │ │ │ │ + bl 62f4c │ │ │ │ + ldr r3, [pc, #272] @ 7e8fc │ │ │ │ + ldr r1, [r4, #144] @ 0x90 │ │ │ │ ldr r2, [r4, #696] @ 0x2b8 │ │ │ │ ldr r5, [r5, r3] │ │ │ │ - ldr r1, [r4, #144] @ 0x90 │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 82754 │ │ │ │ + bl 86424 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldr sl, [sp, #24] │ │ │ │ + ldr lr, [sp, #28] │ │ │ │ ldr r2, [r4, #696] @ 0x2b8 │ │ │ │ ldr r1, [r4, #1816] @ 0x718 │ │ │ │ - ldr r0, [r5] │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 82754 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #32 │ │ │ │ + b 86424 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #35 @ 0x23 │ │ │ │ - bl 607a8 │ │ │ │ + bl 62f4c │ │ │ │ ldr r3, [r6, #32] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 7b208 │ │ │ │ + ble 7e848 │ │ │ │ ldr r3, [r6, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 7b1a0 │ │ │ │ + beq 7e7cc │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #37 @ 0x25 │ │ │ │ - bl 607a8 │ │ │ │ - b 7b1a0 │ │ │ │ - ldr r3, [pc, #160] @ 7b2c0 │ │ │ │ + bl 62f4c │ │ │ │ + b 7e7cc │ │ │ │ + ldr r3, [pc, #160] @ 7e900 │ │ │ │ ldr sl, [r5, r3] │ │ │ │ ldr r0, [sl] │ │ │ │ - bl 7a9ac │ │ │ │ + bl 7df58 │ │ │ │ cmp r0, r9 │ │ │ │ - beq 7b100 │ │ │ │ - ldr r1, [pc, #140] @ 7b2c4 │ │ │ │ - ldr r0, [pc, #140] @ 7b2c8 │ │ │ │ - add r1, pc, r1 │ │ │ │ + beq 7e72c │ │ │ │ + ldr r1, [pc, #140] @ 7e904 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #136] @ 7e908 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - mov r1, r9 │ │ │ │ + bl 2481c │ │ │ │ ldr r3, [sl] │ │ │ │ mov r2, r0 │ │ │ │ + mov r1, r9 │ │ │ │ mov r0, #2 │ │ │ │ - bl 75c04 │ │ │ │ + bl 78e78 │ │ │ │ vmov.f32 s0, #8 @ 0x40400000 3.0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r9 │ │ │ │ - bl 73a94 │ │ │ │ - b 7b100 │ │ │ │ - bl 7d844 │ │ │ │ - b 7b184 │ │ │ │ - bl 7e5b4 │ │ │ │ - b 7b178 │ │ │ │ + bl 76c74 │ │ │ │ + b 7e72c │ │ │ │ + bl 810e8 │ │ │ │ + b 7e7b0 │ │ │ │ + bl 81f9c │ │ │ │ + b 7e7a4 │ │ │ │ add sl, r4, #656 @ 0x290 │ │ │ │ - ldr r2, [r4, #528] @ 0x210 │ │ │ │ ldr r1, [r4, #524] @ 0x20c │ │ │ │ mov r0, sl │ │ │ │ - bl 8232c │ │ │ │ - ldr r3, [r4, #520] @ 0x208 │ │ │ │ + ldr r2, [r4, #528] @ 0x210 │ │ │ │ + bl 85f70 │ │ │ │ ldr r2, [r4, #516] @ 0x204 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, sl │ │ │ │ - bl 821e4 │ │ │ │ - b 7b168 │ │ │ │ - eoreq r3, ip, ip, ror #3 │ │ │ │ - andeq r1, r0, r4, lsl r6 │ │ │ │ - andeq r1, r0, r0, ror #17 │ │ │ │ - andeq r1, r0, r4, ror #21 │ │ │ │ - muleq r0, r4, r7 │ │ │ │ - @ instruction: 0x00001ab8 │ │ │ │ - andseq r0, r6, r8, lsr r2 │ │ │ │ - andseq r8, r5, r8, lsl sp │ │ │ │ + ldr r3, [r4, #520] @ 0x208 │ │ │ │ + bl 85e04 │ │ │ │ + b 7e794 │ │ │ │ + eoreq pc, sp, ip, asr #23 │ │ │ │ + andeq r1, r0, r0, lsl #12 │ │ │ │ + andeq r1, r0, ip, asr #17 │ │ │ │ + ldrdeq r1, [r0], -r0 │ │ │ │ + andeq r1, r0, r0, lsl #15 │ │ │ │ + andeq r1, r0, r4, lsr #21 │ │ │ │ + andseq lr, r6, r4, asr #28 │ │ │ │ + andseq r7, r6, r8, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r2, [pc, #152] @ 7b37c │ │ │ │ - ldr r3, [pc, #152] @ 7b380 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r4, [r2, r3] │ │ │ │ - cmp r0, #0 │ │ │ │ + ldr r2, [pc, #164] @ 7e9d0 │ │ │ │ mov r3, #0 │ │ │ │ + cmp r0, #0 │ │ │ │ + ldr r1, [pc, #156] @ 7e9d4 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r4, [r2, r1] │ │ │ │ str r3, [r4, #12] │ │ │ │ str r3, [r4, #16] │ │ │ │ str r3, [r4, #32] │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ str r3, [r4, #1120] @ 0x460 │ │ │ │ str r3, [r4, #1156] @ 0x484 │ │ │ │ str r3, [r4, #1160] @ 0x488 │ │ │ │ - beq 7b36c │ │ │ │ + beq 7e9c0 │ │ │ │ ldr r2, [r4, #28] │ │ │ │ - ldr r0, [r4, #1080] @ 0x438 │ │ │ │ - cmp r2, #12 │ │ │ │ mov r5, #0 │ │ │ │ str r3, [r4, #1100] @ 0x44c │ │ │ │ + ldr r0, [r4, #1080] @ 0x438 │ │ │ │ + cmp r2, #12 │ │ │ │ strne r3, [r4, #1108] @ 0x454 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [r4, #1084] @ 0x43c │ │ │ │ str r5, [r4, #1080] @ 0x438 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ str r5, [r4, #1084] @ 0x43c │ │ │ │ ldr r0, [r4, #24] │ │ │ │ - bl 24c8c │ │ │ │ mov r5, #0 │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [r4, #1076] @ 0x434 │ │ │ │ str r5, [r4, #24] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [r4, #1088] @ 0x440 │ │ │ │ str r5, [r4, #1076] @ 0x434 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ str r5, [r4, #1088] @ 0x440 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ str r0, [r4, #1096] @ 0x448 │ │ │ │ str r0, [r4, #1104] @ 0x450 │ │ │ │ str r0, [r4, #1112] @ 0x458 │ │ │ │ - b 7b340 │ │ │ │ - ldrdeq r2, [ip], -ip @ │ │ │ │ - andeq r1, r0, r4, ror #21 │ │ │ │ + b 7e988 │ │ │ │ + mlaeq sp, ip, r9, pc @ │ │ │ │ + ldrdeq r1, [r0], -r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r5, [pc, #100] @ 7b400 │ │ │ │ + ldr r5, [pc, #124] @ 7ea74 │ │ │ │ cmp r0, #0 │ │ │ │ - add r5, pc, r5 │ │ │ │ mov r4, r2 │ │ │ │ - beq 7b3ec │ │ │ │ - mov r3, r1 │ │ │ │ - ldr r1, [pc, #80] @ 7b404 │ │ │ │ - mov r2, r3 │ │ │ │ - ldr r6, [r5, r1] │ │ │ │ + add r5, pc, r5 │ │ │ │ + beq 7ea60 │ │ │ │ + ldr ip, [pc, #108] @ 7ea78 │ │ │ │ + mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ + ldr r6, [r5, ip] │ │ │ │ add r0, r6, #1072 @ 0x430 │ │ │ │ - bl 60224 │ │ │ │ - ldr r3, [pc, #60] @ 7b408 │ │ │ │ + bl 62948 │ │ │ │ + ldr r3, [pc, #88] @ 7ea7c │ │ │ │ + cmn r4, #2 │ │ │ │ ldr r2, [r6, #1072] @ 0x430 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - cmn r4, #2 │ │ │ │ str r2, [r3] │ │ │ │ - popeq {r4, r5, r6, pc} │ │ │ │ - str r4, [r6, #28] │ │ │ │ + bne 7ea44 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ mov r0, #0 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - b 7b2cc │ │ │ │ - ldr r3, [pc, #16] @ 7b404 │ │ │ │ + str r4, [r6, #28] │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #16 │ │ │ │ + b 7e90c │ │ │ │ + ldr r3, [pc, #16] @ 7ea78 │ │ │ │ ldr r6, [r5, r3] │ │ │ │ add r0, r6, #1072 @ 0x430 │ │ │ │ - bl 601e8 │ │ │ │ - b 7b3c4 │ │ │ │ - eoreq r2, ip, r4, lsr #30 │ │ │ │ - andeq r1, r0, r4, ror #21 │ │ │ │ - andeq r1, r0, ip, asr fp │ │ │ │ + bl 628f8 │ │ │ │ + b 7ea1c │ │ │ │ + ldrdeq pc, [sp], -r4 @ │ │ │ │ + ldrdeq r1, [r0], -r0 │ │ │ │ + andeq r1, r0, r8, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r4, [pc, #56] @ 7b45c │ │ │ │ - ldr r3, [pc, #56] @ 7b460 │ │ │ │ + ldr r4, [pc, #68] @ 7eae4 │ │ │ │ + mov r1, #0 │ │ │ │ + ldr r3, [pc, #64] @ 7eae8 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r5, [r4, r3] │ │ │ │ - mov r1, #0 │ │ │ │ add r0, r5, #1072 @ 0x430 │ │ │ │ - bl 601e8 │ │ │ │ - ldr r3, [pc, #36] @ 7b464 │ │ │ │ - mvn r2, #0 │ │ │ │ - ldr r3, [r4, r3] │ │ │ │ - ldr r1, [r5, #1072] @ 0x430 │ │ │ │ - str r2, [r5, #28] │ │ │ │ + bl 628f8 │ │ │ │ + ldr r3, [pc, #48] @ 7eaec │ │ │ │ + mvn r1, #0 │ │ │ │ mov r0, #0 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - str r1, [r3] │ │ │ │ - b 7b2cc │ │ │ │ - mlaeq ip, ip, lr, r2 │ │ │ │ - andeq r1, r0, r4, ror #21 │ │ │ │ - andeq r1, r0, ip, asr fp │ │ │ │ + ldr r2, [r5, #1072] @ 0x430 │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + ldr r3, [r4, r3] │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ + str r1, [r5, #28] │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #16 │ │ │ │ + str r2, [r3] │ │ │ │ + b 7e90c │ │ │ │ + eoreq pc, sp, ip, lsr #16 │ │ │ │ + ldrdeq r1, [r0], -r0 │ │ │ │ + andeq r1, r0, r8, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r1, [r0] │ │ │ │ - ldr r6, [pc, #128] @ 7b504 │ │ │ │ - cmp r1, #0 │ │ │ │ + ldm r0, {r1, r2} │ │ │ │ mov r4, r0 │ │ │ │ + ldr r6, [pc, #132] @ 7eb9c │ │ │ │ + ldr r3, [pc, #132] @ 7eba0 │ │ │ │ + cmp r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ - ldr r3, [pc, #116] @ 7b508 │ │ │ │ - ldr r2, [r0, #4] │ │ │ │ - beq 7b4f0 │ │ │ │ + beq 7eb88 │ │ │ │ ldr r5, [r6, r3] │ │ │ │ add r0, r5, #1072 @ 0x430 │ │ │ │ - bl 60224 │ │ │ │ - ldr r3, [pc, #96] @ 7b50c │ │ │ │ + bl 62948 │ │ │ │ + ldr r3, [pc, #108] @ 7eba4 │ │ │ │ + mov r0, #0 │ │ │ │ ldr r2, [r5, #1072] @ 0x430 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - mov r0, #0 │ │ │ │ - str r2, [r3] │ │ │ │ str r0, [r5, #28] │ │ │ │ - bl 7b2cc │ │ │ │ - ldrd r2, [r4, #12] │ │ │ │ - ldr r0, [r4, #8] │ │ │ │ + str r2, [r3] │ │ │ │ + bl 7e90c │ │ │ │ + add r0, r4, #8 │ │ │ │ + ldm r0, {r0, r2, r3} │ │ │ │ str r2, [r5, #1156] @ 0x484 │ │ │ │ str r3, [r5, #1160] @ 0x488 │ │ │ │ - bl 601dc │ │ │ │ - mov r1, r4 │ │ │ │ + bl 628e8 │ │ │ │ mov r3, r0 │ │ │ │ + mov r1, r4 │ │ │ │ mov r0, #8 │ │ │ │ str r3, [r5, #1076] @ 0x434 │ │ │ │ - bl 5f55c │ │ │ │ + bl 61b8c │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ str r0, [r5, #1096] @ 0x448 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r5, [r6, r3] │ │ │ │ mov r1, r2 │ │ │ │ add r0, r5, #1072 @ 0x430 │ │ │ │ - bl 601e8 │ │ │ │ - b 7b4a4 │ │ │ │ - eoreq r2, ip, r8, lsr lr │ │ │ │ - andeq r1, r0, r4, ror #21 │ │ │ │ - andeq r1, r0, ip, asr fp │ │ │ │ + bl 628f8 │ │ │ │ + b 7eb30 │ │ │ │ + strhteq pc, [sp], -r4 @ │ │ │ │ + ldrdeq r1, [r0], -r0 │ │ │ │ + andeq r1, r0, r8, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - ldr r3, [pc, #336] @ 7b678 │ │ │ │ - ldr r2, [pc, #336] @ 7b67c │ │ │ │ + ldr r3, [pc, #380] @ 7ed40 │ │ │ │ + ldr r2, [pc, #380] @ 7ed44 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3, r2] │ │ │ │ ldr r2, [r4, #1116] @ 0x45c │ │ │ │ cmp r2, #2 │ │ │ │ - popeq {r4, pc} │ │ │ │ + beq 7ec28 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #17 │ │ │ │ - bhi 7b5c8 │ │ │ │ + bhi 7ec68 │ │ │ │ mov r0, #1 │ │ │ │ - lsl r1, r0, r3 │ │ │ │ movw ip, #5122 @ 0x1402 │ │ │ │ + lsl r1, r0, r3 │ │ │ │ tst r1, ip │ │ │ │ - bne 7b59c │ │ │ │ + bne 7ec34 │ │ │ │ tst r1, #139264 @ 0x22000 │ │ │ │ - bne 7b5fc │ │ │ │ + bne 7ecb0 │ │ │ │ cmp r3, #3 │ │ │ │ - bne 7b5c8 │ │ │ │ + bne 7ec68 │ │ │ │ ldr r3, [r4, #1104] @ 0x450 │ │ │ │ add r1, r3, #1 │ │ │ │ str r1, [r4, #1104] @ 0x450 │ │ │ │ ldr r1, [r4, #1100] @ 0x44c │ │ │ │ cmp r3, r1 │ │ │ │ - bge 7b638 │ │ │ │ + bge 7ecfc │ │ │ │ cmp r2, #1 │ │ │ │ - popne {r4, pc} │ │ │ │ - vldr s0, [pc, #224] @ 7b674 │ │ │ │ - pop {r4, lr} │ │ │ │ - mov r0, #1 │ │ │ │ - b 7b684 │ │ │ │ - ldr r3, [r4, #1096] @ 0x448 │ │ │ │ + beq 7ec98 │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r1, [r4, #1092] @ 0x444 │ │ │ │ + ldr r3, [r4, #1096] @ 0x448 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, r1 │ │ │ │ str r3, [r4, #1096] @ 0x448 │ │ │ │ - bgt 7b618 │ │ │ │ + bgt 7ecd4 │ │ │ │ cmp r2, #1 │ │ │ │ - beq 7b58c │ │ │ │ - pop {r4, lr} │ │ │ │ + beq 7ec98 │ │ │ │ + ldr r4, [sp] │ │ │ │ mov r0, #1 │ │ │ │ - b 7b2cc │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + add sp, sp, #8 │ │ │ │ + b 7e90c │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #10 │ │ │ │ - bl 5f55c │ │ │ │ + bl 61b8c │ │ │ │ cmp r0, #0 │ │ │ │ - popeq {r4, pc} │ │ │ │ - bl 7b468 │ │ │ │ + beq 7ec28 │ │ │ │ + bl 7eaf0 │ │ │ │ ldr r2, [r4, #1116] @ 0x45c │ │ │ │ clz r3, r2 │ │ │ │ cmp r2, #1 │ │ │ │ lsr r3, r3, #5 │ │ │ │ str r3, [r4, #1152] @ 0x480 │ │ │ │ - popne {r4, pc} │ │ │ │ - b 7b58c │ │ │ │ + bne 7ec28 │ │ │ │ + ldr r4, [sp] │ │ │ │ + mov r0, #1 │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + add sp, sp, #8 │ │ │ │ + vldr s0, [pc, #140] @ 7ed3c │ │ │ │ + b 7ed4c │ │ │ │ cmp r2, #1 │ │ │ │ - popne {r4, pc} │ │ │ │ - ldr r0, [pc, #116] @ 7b680 │ │ │ │ + bne 7ec28 │ │ │ │ + ldr r0, [pc, #136] @ 7ed48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 3a5e0 │ │ │ │ - pop {r4, lr} │ │ │ │ - b 3b164 │ │ │ │ + bl 3b1d4 │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + add sp, sp, #8 │ │ │ │ + b 3bdc8 │ │ │ │ str r1, [r4, #1096] @ 0x448 │ │ │ │ - vldr s0, [pc, #80] @ 7b674 │ │ │ │ + vldr s0, [pc, #92] @ 7ed3c │ │ │ │ mov r0, #2 │ │ │ │ - bl 7b684 │ │ │ │ + bl 7ed4c │ │ │ │ ldr r3, [r4, #1116] @ 0x45c │ │ │ │ cmp r3, #1 │ │ │ │ - popne {r4, pc} │ │ │ │ - b 7b58c │ │ │ │ + beq 7ec98 │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ str r0, [r4, #1104] @ 0x450 │ │ │ │ - bl 73674 │ │ │ │ - ldr r3, [r4, #1096] @ 0x448 │ │ │ │ + bl 76824 │ │ │ │ ldr r2, [r4, #1092] @ 0x444 │ │ │ │ + ldr r3, [r4, #1096] @ 0x448 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, r2 │ │ │ │ str r3, [r4, #1096] @ 0x448 │ │ │ │ - ldrgt r3, [r4, #1100] @ 0x44c │ │ │ │ - strgt r2, [r4, #1096] @ 0x448 │ │ │ │ - strgt r3, [r4, #1104] @ 0x450 │ │ │ │ - bgt 7b61c │ │ │ │ + ble 7ed2c │ │ │ │ + ldr r3, [r4, #1100] @ 0x44c │ │ │ │ + str r2, [r4, #1096] @ 0x448 │ │ │ │ + str r3, [r4, #1104] @ 0x450 │ │ │ │ + b 7ecd8 │ │ │ │ ldr r3, [r4, #1116] @ 0x45c │ │ │ │ cmp r3, #1 │ │ │ │ - bne 7b5bc │ │ │ │ - b 7b58c │ │ │ │ + bne 7ec54 │ │ │ │ + b 7ec98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - mlaeq ip, r8, sp, r2 │ │ │ │ - andeq r1, r0, r4, ror #21 │ │ │ │ - andseq r1, r5, r0, ror #4 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ + eoreq pc, sp, ip, lsl #14 │ │ │ │ + ldrdeq r1, [r0], -r0 │ │ │ │ + @ instruction: 0x0015fdfc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ + strd r4, [sp, #-20]! @ 0xffffffec │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str lr, [sp, #16] │ │ │ │ vpush {d8-d9} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ - ldr r1, [pc, #1424] @ 7bc30 │ │ │ │ + ldr r1, [pc, #1432] @ 7f308 │ │ │ │ vcvt.s32.f32 s15, s0 │ │ │ │ - ldr r2, [pc, #1420] @ 7bc34 │ │ │ │ + sub sp, sp, #68 @ 0x44 │ │ │ │ + mov r4, r0 │ │ │ │ + vmov.f32 s16, s0 │ │ │ │ + ldr r2, [pc, #1416] @ 7f30c │ │ │ │ + ldr r5, [pc, #1416] @ 7f310 │ │ │ │ add r1, pc, r1 │ │ │ │ + ldr r3, [pc, #1412] @ 7f314 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ - ldr r5, [pc, #1412] @ 7bc38 │ │ │ │ - sub sp, sp, #68 @ 0x44 │ │ │ │ - ldr r3, [pc, #1408] @ 7bc3c │ │ │ │ + add r5, pc, r5 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ mov r2, #0 │ │ │ │ - add r5, pc, r5 │ │ │ │ vstr s15, [sp, #16] │ │ │ │ ldr r6, [r5, r3] │ │ │ │ - mov r4, r0 │ │ │ │ ldr r0, [r6] │ │ │ │ - vmov.f32 s16, s0 │ │ │ │ - bl 372e0 │ │ │ │ + bl 37bc0 │ │ │ │ cmp r4, #100 @ 0x64 │ │ │ │ - bgt 7b710 │ │ │ │ + bgt 7ede0 │ │ │ │ cmp r4, #0 │ │ │ │ - blt 7b73c │ │ │ │ - ldr r3, [pc, #1352] @ 7bc40 │ │ │ │ + blt 7ee0c │ │ │ │ + ldr r3, [pc, #1360] @ 7f318 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r4, #100 @ 0x64 │ │ │ │ - bhi 7b73c │ │ │ │ + bhi 7ee0c │ │ │ │ add r3, r3, r4 │ │ │ │ ldrh r3, [r3, r4] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop {0} │ │ │ │ sub r3, r4, #1000 @ 0x3e8 │ │ │ │ cmp r3, #14 │ │ │ │ - bhi 7b73c │ │ │ │ - ldr r2, [pc, #1312] @ 7bc44 │ │ │ │ + bhi 7ee0c │ │ │ │ + ldr r2, [pc, #1320] @ 7f31c │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #14 │ │ │ │ - bhi 7b73c │ │ │ │ + bhi 7ee0c │ │ │ │ add r3, r3, r3 │ │ │ │ ldrh r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop {0} │ │ │ │ vcvt.f64.f32 d0, s16 │ │ │ │ - ldr r2, [pc, #1280] @ 7bc48 │ │ │ │ + ldr r2, [pc, #1288] @ 7f320 │ │ │ │ mov r3, r4 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #7 │ │ │ │ mov r0, #2 │ │ │ │ + add r2, pc, r2 │ │ │ │ vstr d0, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #1256] @ 7bc4c │ │ │ │ - ldr r3, [pc, #1228] @ 7bc34 │ │ │ │ + bl b155c │ │ │ │ + ldr r2, [pc, #1264] @ 7f324 │ │ │ │ + ldr r3, [pc, #1236] @ 7f30c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 7c190 │ │ │ │ + bne 7f870 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ vpop {d8-d9} │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ - ldr r2, [pc, #1212] @ 7bc50 │ │ │ │ - ldr r3, [pc, #1212] @ 7bc54 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + add sp, sp, #16 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r2, [pc, #1208] @ 7f328 │ │ │ │ + ldr r3, [pc, #1208] @ 7f32c │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r2, [r2] │ │ │ │ ldr r3, [r3, r2, lsl #3] │ │ │ │ str r3, [r6, #28] │ │ │ │ ldr r3, [r6, #1116] @ 0x45c │ │ │ │ cmp r3, #2 │ │ │ │ - beq 7b814 │ │ │ │ - ldr r2, [pc, #1180] @ 7bc58 │ │ │ │ + beq 7eef0 │ │ │ │ + ldr r2, [pc, #1176] @ 7f330 │ │ │ │ ldr r3, [r6, #28] │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #17 │ │ │ │ - bhi 7b814 │ │ │ │ + bhi 7eef0 │ │ │ │ add r3, r3, r3 │ │ │ │ ldrh r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop {0} │ │ │ │ - bl 7ae9c │ │ │ │ - b 7b75c │ │ │ │ + bl 7e490 │ │ │ │ + b 7ee2c │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r6, #1104] @ 0x450 │ │ │ │ str r3, [r6, #1112] @ 0x458 │ │ │ │ - bl 73674 │ │ │ │ + bl 76824 │ │ │ │ ldr r3, [r6, #28] │ │ │ │ cmp r3, #3 │ │ │ │ movne r3, #0 │ │ │ │ strne r3, [r6, #1096] @ 0x448 │ │ │ │ - ldr r2, [r6, #1116] @ 0x45c │ │ │ │ - mov r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - str r3, [r6, #28] │ │ │ │ - bne 7c0c4 │ │ │ │ - bl 7af24 │ │ │ │ - b 7b75c │ │ │ │ - vcvt.f64.f32 d7, s16 │ │ │ │ - vldr d6, [pc, #1000] @ 7bc10 │ │ │ │ - add r7, r6, #1136 @ 0x470 │ │ │ │ - vstr s16, [r7] │ │ │ │ - vsub.f64 d7, d7, d6 │ │ │ │ - vdiv.f64 d0, d7, d6 │ │ │ │ + ldr r3, [r6, #1116] @ 0x45c │ │ │ │ + mov r2, #3 │ │ │ │ + str r2, [r6, #28] │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7f790 │ │ │ │ + bl 7e530 │ │ │ │ + b 7ee2c │ │ │ │ + vldr d17, [pc, #1000] @ 7f2e8 │ │ │ │ + vcvt.f64.f32 d16, s16 │ │ │ │ + add r6, r6, #1136 @ 0x470 │ │ │ │ + vstr s16, [r6] │ │ │ │ + vsub.f64 d16, d16, d17 │ │ │ │ + vdiv.f64 d0, d16, d17 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ - bl 33b50 │ │ │ │ - vldr s0, [r7, #-4] │ │ │ │ + bl 34178 │ │ │ │ + vldr s0, [r6, #-4] │ │ │ │ movw r0, #1010 @ 0x3f2 │ │ │ │ - bl 7b684 │ │ │ │ + bl 7ed4c │ │ │ │ movw r3, #1011 @ 0x3f3 │ │ │ │ cmp r4, r3 │ │ │ │ - beq 7b75c │ │ │ │ - ldr r3, [pc, #1024] @ 7bc5c │ │ │ │ + beq 7ee2c │ │ │ │ + ldr r3, [pc, #1020] @ 7f334 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 7b75c │ │ │ │ - bl 15a0b4 │ │ │ │ - vldr s14, [r7] │ │ │ │ - ldr r1, [pc, #1000] @ 7bc60 │ │ │ │ - vldr d6, [pc, #924] @ 7bc18 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - ldr r1, [r5, r1] │ │ │ │ - vldr d5, [pc, #920] @ 7bc20 │ │ │ │ - ldr r2, [pc, #984] @ 7bc64 │ │ │ │ - vmul.f64 d7, d7, d6 │ │ │ │ - vdiv.f64 d6, d7, d5 │ │ │ │ + beq 7ee2c │ │ │ │ + bl 167d30 │ │ │ │ + vldr s15, [r6] │ │ │ │ add r3, r0, #1000 @ 0x3e8 │ │ │ │ + mov ip, #12 │ │ │ │ orr r3, r3, #1 │ │ │ │ + mov r0, #3 │ │ │ │ + vldr d17, [pc, #908] @ 7f2f0 │ │ │ │ + vldr d18, [pc, #912] @ 7f2f8 │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ + ldr r1, [pc, #968] @ 7f338 │ │ │ │ + ldr r2, [pc, #968] @ 7f33c │ │ │ │ + ldr r1, [r5, r1] │ │ │ │ + vmul.f64 d16, d16, d17 │ │ │ │ str r3, [r1] │ │ │ │ - ldr r3, [pc, #964] @ 7bc68 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ - mov r1, #12 │ │ │ │ - str r1, [r2] │ │ │ │ + vdiv.f64 d17, d16, d18 │ │ │ │ + ldr r3, [pc, #948] @ 7f340 │ │ │ │ + str ip, [r2] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - mov r0, #3 │ │ │ │ - vcvt.s32.f64 s12, d6 │ │ │ │ - vstr s12, [r3] │ │ │ │ - bl 1673e4 │ │ │ │ - b 7b75c │ │ │ │ + vcvt.s32.f64 s15, d17 │ │ │ │ + vstr s15, [r3] │ │ │ │ + bl 1758c8 │ │ │ │ + b 7ee2c │ │ │ │ add r7, r6, #1120 @ 0x460 │ │ │ │ add r6, r6, #1136 @ 0x470 │ │ │ │ - vldr s13, [r6] │ │ │ │ - vcvt.f64.f32 d4, s16 │ │ │ │ - vldr d9, [pc, #836] @ 7bc20 │ │ │ │ - vcvt.f64.f32 d7, s13 │ │ │ │ - vmul.f32 s13, s13, s16 │ │ │ │ - vldr d5, [pc, #808] @ 7bc10 │ │ │ │ - vldr s12, [pc, #828] @ 7bc28 │ │ │ │ - vstr s16, [r7, #12] │ │ │ │ - vsub.f64 d7, d9, d7 │ │ │ │ - vdiv.f32 s1, s13, s12 │ │ │ │ + vldr d9, [pc, #840] @ 7f2f8 │ │ │ │ + vcvt.f64.f32 d17, s16 │ │ │ │ add r7, r7, #12 │ │ │ │ - vmul.f64 d7, d7, d4 │ │ │ │ - vdiv.f64 d6, d7, d5 │ │ │ │ + vldr s15, [r6] │ │ │ │ + vstr s16, [r7] │ │ │ │ + vldr d18, [pc, #804] @ 7f2e8 │ │ │ │ + vldr s14, [pc, #824] @ 7f300 │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ + vmul.f32 s15, s15, s16 │ │ │ │ + vsub.f64 d16, d9, d16 │ │ │ │ + vdiv.f32 s1, s15, s14 │ │ │ │ + vmul.f64 d16, d16, d17 │ │ │ │ + vdiv.f64 d17, d16, d18 │ │ │ │ vcmpe.f32 s16, s1 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ + vcvt.f32.f64 s0, d17 │ │ │ │ vmovmi.f32 s1, s16 │ │ │ │ - vcvt.f32.f64 s0, d6 │ │ │ │ vcmpe.f32 s16, s0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vmovmi.f32 s0, s16 │ │ │ │ - bl 33680 │ │ │ │ + bl 33c4c │ │ │ │ movw r3, #1010 @ 0x3f2 │ │ │ │ cmp r4, r3 │ │ │ │ - beq 7b75c │ │ │ │ - ldr r3, [pc, #808] @ 7bc5c │ │ │ │ + beq 7ee2c │ │ │ │ + ldr r3, [pc, #804] @ 7f334 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 7b75c │ │ │ │ - bl 15a0b4 │ │ │ │ - vldr s14, [r7] │ │ │ │ - ldr r1, [pc, #784] @ 7bc60 │ │ │ │ - vldr d6, [pc, #708] @ 7bc18 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - ldr r1, [r5, r1] │ │ │ │ - ldr r2, [pc, #772] @ 7bc64 │ │ │ │ - vmul.f64 d7, d7, d6 │ │ │ │ - vdiv.f64 d6, d7, d9 │ │ │ │ + beq 7ee2c │ │ │ │ + bl 167d30 │ │ │ │ + vldr s15, [r7] │ │ │ │ add r3, r0, #1000 @ 0x3e8 │ │ │ │ + mov ip, #9 │ │ │ │ orr r3, r3, #1 │ │ │ │ + mov r0, #3 │ │ │ │ + vldr d17, [pc, #692] @ 7f2f0 │ │ │ │ + ldr r1, [pc, #760] @ 7f338 │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ + ldr r2, [pc, #756] @ 7f33c │ │ │ │ + ldr r1, [r5, r1] │ │ │ │ + vmul.f64 d16, d16, d17 │ │ │ │ str r3, [r1] │ │ │ │ - ldr r3, [pc, #752] @ 7bc68 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ - mov r1, #9 │ │ │ │ - str r1, [r2] │ │ │ │ + ldr r3, [pc, #740] @ 7f340 │ │ │ │ + vdiv.f64 d17, d16, d9 │ │ │ │ + str ip, [r2] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - mov r0, #3 │ │ │ │ - vcvt.s32.f64 s12, d6 │ │ │ │ - vstr s12, [r3] │ │ │ │ - bl 1673e4 │ │ │ │ - b 7b75c │ │ │ │ - mov r3, #1 │ │ │ │ + vcvt.s32.f64 s15, d17 │ │ │ │ + vstr s15, [r3] │ │ │ │ + bl 1758c8 │ │ │ │ + b 7ee2c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ + mov r3, #1 │ │ │ │ str r2, [r6, #1096] @ 0x448 │ │ │ │ str r3, [r6, #1104] @ 0x450 │ │ │ │ str r3, [r6, #1112] @ 0x458 │ │ │ │ - bl 73674 │ │ │ │ - vldr s0, [pc, #628] @ 7bc2c │ │ │ │ + bl 76824 │ │ │ │ + vldr s0, [pc, #624] @ 7f304 │ │ │ │ movw r0, #1009 @ 0x3f1 │ │ │ │ - bl 7b684 │ │ │ │ - b 7b75c │ │ │ │ + bl 7ed4c │ │ │ │ + b 7ee2c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ - vldr s0, [pc, #608] @ 7bc2c │ │ │ │ movw r0, #1009 @ 0x3f1 │ │ │ │ + vldr s0, [pc, #600] @ 7f304 │ │ │ │ str r3, [r6, #1104] @ 0x450 │ │ │ │ - bl 7b684 │ │ │ │ - b 7b75c │ │ │ │ - ldr r3, [pc, #652] @ 7bc6c │ │ │ │ + bl 7ed4c │ │ │ │ + b 7ee2c │ │ │ │ + ldr r3, [pc, #648] @ 7f344 │ │ │ │ + movw r0, #1009 @ 0x3f1 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ - vldr s0, [pc, #576] @ 7bc2c │ │ │ │ - movw r0, #1009 @ 0x3f1 │ │ │ │ + vldr s0, [pc, #568] @ 7f304 │ │ │ │ str r2, [r3] │ │ │ │ - bl 7b684 │ │ │ │ - b 7b75c │ │ │ │ - ldr r3, [pc, #624] @ 7bc70 │ │ │ │ - b 7b9dc │ │ │ │ + bl 7ed4c │ │ │ │ + b 7ee2c │ │ │ │ + ldr r3, [pc, #620] @ 7f348 │ │ │ │ + b 7f0b8 │ │ │ │ ldr r0, [r6] │ │ │ │ - bl 372d0 │ │ │ │ + bl 37bb0 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 7b75c │ │ │ │ - ldr r3, [pc, #604] @ 7bc74 │ │ │ │ + beq 7ee2c │ │ │ │ + ldr r3, [pc, #600] @ 7f34c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 7b75c │ │ │ │ - ldr r0, [pc, #584] @ 7bc78 │ │ │ │ - ldr r3, [r6] │ │ │ │ + beq 7ee2c │ │ │ │ + ldr r0, [pc, #580] @ 7f350 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, #2 │ │ │ │ + ldr r3, [r6] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 2f808 │ │ │ │ - b 7b75c │ │ │ │ + bl 2fc64 │ │ │ │ + b 7ee2c │ │ │ │ ldr r0, [r6] │ │ │ │ - bl 372d0 │ │ │ │ + bl 37bb0 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 7b75c │ │ │ │ - ldr r3, [pc, #528] @ 7bc6c │ │ │ │ + beq 7ee2c │ │ │ │ + ldr r3, [pc, #524] @ 7f344 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 7b75c │ │ │ │ - ldr r0, [pc, #520] @ 7bc7c │ │ │ │ - ldr r3, [r6] │ │ │ │ + beq 7ee2c │ │ │ │ + ldr r0, [pc, #516] @ 7f354 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, #2 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 2f808 │ │ │ │ - b 7b75c │ │ │ │ - ldr r0, [pc, #496] @ 7bc80 │ │ │ │ ldr r3, [r6] │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl 2fc64 │ │ │ │ + b 7ee2c │ │ │ │ + ldr r0, [pc, #492] @ 7f358 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, #2 │ │ │ │ + ldr r3, [r6] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 2f808 │ │ │ │ - b 7b75c │ │ │ │ + bl 2fc64 │ │ │ │ + b 7ee2c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [r6, #1096] @ 0x448 │ │ │ │ ldr r3, [r6, #28] │ │ │ │ mov r2, #10 │ │ │ │ cmp r3, #10 │ │ │ │ movne r3, #0 │ │ │ │ strne r3, [r6, #1096] @ 0x448 │ │ │ │ ldr r3, [r6, #1116] @ 0x45c │ │ │ │ str r2, [r6, #28] │ │ │ │ cmp r3, #2 │ │ │ │ - beq 7b814 │ │ │ │ + beq 7eef0 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #13 │ │ │ │ - bl 5f55c │ │ │ │ + bl 61b8c │ │ │ │ ldr r2, [r6, #28] │ │ │ │ mov r3, #0 │ │ │ │ - str r3, [r6, #1108] @ 0x454 │ │ │ │ str r3, [r6, #40] @ 0x28 │ │ │ │ str r3, [r6, #556] @ 0x22c │ │ │ │ str r3, [r6, #1100] @ 0x44c │ │ │ │ + str r3, [r6, #1108] @ 0x454 │ │ │ │ cmp r2, #17 │ │ │ │ - bhi 7b814 │ │ │ │ + bhi 7eef0 │ │ │ │ mov r3, #1 │ │ │ │ + movw r1, #9226 @ 0x240a │ │ │ │ + movt r1, #2 │ │ │ │ lsl r3, r3, r2 │ │ │ │ - ldr r1, [pc, #376] @ 7bc84 │ │ │ │ tst r3, r1 │ │ │ │ - bne 7c100 │ │ │ │ + bne 7f7cc │ │ │ │ tst r3, #69 @ 0x45 │ │ │ │ - beq 7c0ec │ │ │ │ + beq 7f7b8 │ │ │ │ ldr r3, [r6, #1096] @ 0x448 │ │ │ │ mov r2, #2 │ │ │ │ + str r2, [r6, #1148] @ 0x47c │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #1 │ │ │ │ streq r3, [r6, #1096] @ 0x448 │ │ │ │ ldr r3, [r6, #1116] @ 0x45c │ │ │ │ clz r3, r3 │ │ │ │ lsr r3, r3, #5 │ │ │ │ - str r2, [r6, #1148] @ 0x47c │ │ │ │ str r3, [r6, #1152] @ 0x480 │ │ │ │ - b 7b814 │ │ │ │ - bl 15a0b4 │ │ │ │ - ldr r3, [pc, #312] @ 7bc88 │ │ │ │ + b 7eef0 │ │ │ │ + bl 167d30 │ │ │ │ + ldr r3, [pc, #300] @ 7f35c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, r0 │ │ │ │ - bcs 7bb84 │ │ │ │ + bcs 7f264 │ │ │ │ add r3, r3, #372 @ 0x174 │ │ │ │ add r3, r3, #3 │ │ │ │ cmp r3, r0 │ │ │ │ - bls 7bb84 │ │ │ │ - ldr r3, [pc, #280] @ 7bc8c │ │ │ │ + bls 7f264 │ │ │ │ + ldr r3, [pc, #268] @ 7f360 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ orrs r3, r3, r2 │ │ │ │ - beq 7b75c │ │ │ │ - ldr r3, [pc, #260] @ 7bc90 │ │ │ │ - ldr r2, [pc, #260] @ 7bc94 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r0, [r3, #4] │ │ │ │ - ldr r3, [pc, #308] @ 7bcd0 │ │ │ │ - ldr r2, [r5, r2] │ │ │ │ + beq 7ee2c │ │ │ │ + ldr r2, [pc, #248] @ 7f364 │ │ │ │ mov r1, #1 │ │ │ │ - str r1, [r2] │ │ │ │ + ldr r3, [pc, #244] @ 7f368 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r0, [r2, #4] │ │ │ │ + ldr r3, [r5, r3] │ │ │ │ + str r1, [r3] │ │ │ │ + ldr r3, [pc, #252] @ 7f384 │ │ │ │ ldr r4, [r5, r3] │ │ │ │ add r0, r4, #144 @ 0x90 │ │ │ │ - bl 82758 │ │ │ │ + bl 86428 │ │ │ │ add r0, r4, #1152 @ 0x480 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 82758 │ │ │ │ - b 7b75c │ │ │ │ + bl 86428 │ │ │ │ + b 7ee2c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [r6, #1096] @ 0x448 │ │ │ │ ldr r3, [r6, #28] │ │ │ │ mov r2, #1 │ │ │ │ cmp r3, #1 │ │ │ │ movne r3, #0 │ │ │ │ strne r3, [r6, #1096] @ 0x448 │ │ │ │ - b 7bac0 │ │ │ │ - ldr r3, [pc, #176] @ 7bc98 │ │ │ │ + b 7f19c │ │ │ │ + ldr r3, [pc, #164] @ 7f36c │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3] │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #6 │ │ │ │ - bl 61db8 │ │ │ │ - b 7b75c │ │ │ │ - bl 7b510 │ │ │ │ - b 7b75c │ │ │ │ - bl 7c230 │ │ │ │ - b 7b75c │ │ │ │ + bl 64674 │ │ │ │ + b 7ee2c │ │ │ │ + bl 7eba8 │ │ │ │ + b 7ee2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi r0, r9, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbsmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subsmi r0, r9, r0 │ │ │ │ submi r0, r8, #0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - eoreq r2, ip, ip, lsl ip │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - strdeq r2, [ip], -ip @ │ │ │ │ - andeq r1, r0, r4, ror #21 │ │ │ │ - andseq sp, sp, r4, ror #18 │ │ │ │ - andseq sp, sp, r2, lsl #20 │ │ │ │ - andseq r0, r6, r0, asr #10 │ │ │ │ - eoreq r2, ip, ip, asr fp │ │ │ │ - andeq r1, r0, ip, ror #19 │ │ │ │ - andeq r1, r0, ip, lsl #21 │ │ │ │ - andseq sp, sp, r4, lsl #19 │ │ │ │ - andeq r1, r0, r8, lsr #18 │ │ │ │ - andeq r1, r0, r4, asr #19 │ │ │ │ - andeq r1, r0, ip, ror #21 │ │ │ │ - andeq r1, r0, ip, lsr #18 │ │ │ │ - andeq r1, r0, r4, lsr sp │ │ │ │ - andeq r1, r0, ip, lsl sl │ │ │ │ - andeq r1, r0, r4, asr fp │ │ │ │ - @ instruction: 0x0014b6b4 │ │ │ │ - andseq fp, r4, r0, ror #12 │ │ │ │ - andseq fp, r7, r0, asr #12 │ │ │ │ - andeq r2, r2, sl, lsl #8 │ │ │ │ - eoreq r1, sp, r8, lsl #10 │ │ │ │ - andeq r1, r0, r8, lsl #25 │ │ │ │ - eoreq r1, sp, r8, asr #9 │ │ │ │ - andeq r1, r0, r4, ror #13 │ │ │ │ - eoreq r1, sp, ip, ror #8 │ │ │ │ - smlabbeq r0, sl, r1, r0 │ │ │ │ - andseq sp, sp, r4, lsr r4 │ │ │ │ - andseq pc, r5, ip, ror #29 │ │ │ │ - rsbsgt r0, r0, #0 │ │ │ │ - @ instruction: 0x41200000 │ │ │ │ - ldrmi r0, [r6], #-0 │ │ │ │ - ldrgt r0, [r6], #-0 │ │ │ │ - rsbsmi r0, r0, #0 │ │ │ │ - andseq pc, r5, r8, asr #24 │ │ │ │ - smlabbeq r0, fp, r1, r0 │ │ │ │ + eoreq pc, sp, ip, asr #10 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eoreq pc, sp, r0, asr #10 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ - andeq r1, r0, r4, asr #18 │ │ │ │ - @ instruction: 0xc1200000 │ │ │ │ - andeq r1, r0, r4, lsl r6 │ │ │ │ + andseq ip, lr, r4, ror #9 │ │ │ │ + andseq ip, lr, r2, lsl #11 │ │ │ │ + ldrheq pc, [r6], -r8 @ │ │ │ │ + mlaeq sp, ip, r4, pc @ │ │ │ │ + ldrdeq r1, [r0], -r8 │ │ │ │ + andeq r1, r0, r8, ror sl │ │ │ │ + @ instruction: 0x001ec4f8 │ │ │ │ + andeq r1, r0, r4, lsl r9 │ │ │ │ + @ instruction: 0x000019b0 │ │ │ │ + ldrdeq r1, [r0], -r8 │ │ │ │ + andeq r1, r0, r8, lsl r9 │ │ │ │ + andeq r1, r0, r0, lsr #26 │ │ │ │ + andeq r1, r0, r8, lsl #20 │ │ │ │ + andeq r1, r0, r0, asr #22 │ │ │ │ + andseq sl, r5, r8, lsr #4 │ │ │ │ + @ instruction: 0x0015a1d4 │ │ │ │ + @ instruction: 0x0018a1b4 │ │ │ │ + eoreq sp, lr, r8, lsr #28 │ │ │ │ + andeq r1, r0, r4, ror ip │ │ │ │ + eoreq sp, lr, r4, ror #27 │ │ │ │ + ldrdeq r1, [r0], -r0 │ │ │ │ + eoreq sp, lr, ip, lsl #27 │ │ │ │ + andseq fp, lr, r4, asr #31 │ │ │ │ + andseq lr, r6, r0, ror sl │ │ │ │ + @ instruction: 0x0016e7bc │ │ │ │ + @ instruction: 0x000018bc │ │ │ │ + andeq r1, r0, r0, lsr r9 │ │ │ │ + andeq r1, r0, r0, lsl #12 │ │ │ │ sbcmi r0, r8, #0 │ │ │ │ + bl 7f924 │ │ │ │ + b 7ee2c │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #1012 @ 0x3f4 │ │ │ │ - bl 61db8 │ │ │ │ - b 7b75c │ │ │ │ - ldr r0, [pc, #-84] @ 7bc9c │ │ │ │ - bl 33e84 │ │ │ │ - b 7b75c │ │ │ │ + bl 64674 │ │ │ │ + b 7ee2c │ │ │ │ + movw r0, #394 @ 0x18a │ │ │ │ + movt r0, #256 @ 0x100 │ │ │ │ + bl 344cc │ │ │ │ + b 7ee2c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #90 @ 0x5a │ │ │ │ moveq r2, #1 │ │ │ │ - beq 7bd1c │ │ │ │ + beq 7f3dc │ │ │ │ cmp r3, #180 @ 0xb4 │ │ │ │ moveq r2, #8 │ │ │ │ - beq 7bd1c │ │ │ │ + beq 7f3dc │ │ │ │ cmn r3, #90 @ 0x5a │ │ │ │ moveq r2, #2 │ │ │ │ mvnne r2, #0 │ │ │ │ mov r3, #1 │ │ │ │ str r2, [r6, #20] │ │ │ │ str r3, [r6, #1148] @ 0x47c │ │ │ │ - b 7b75c │ │ │ │ + b 7ee2c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ sub r3, r3, #2 │ │ │ │ cmp r3, #2 │ │ │ │ - vmovhi.f64 d7, #240 @ 0xbf800000 -1.0 │ │ │ │ - bhi 7bd54 │ │ │ │ - ldr r2, [pc, #-168] @ 7bca0 │ │ │ │ + vmovhi.f64 d16, #240 @ 0xbf800000 -1.0 │ │ │ │ + bhi 7f414 │ │ │ │ + ldr r2, [pc, #-152] @ 7f370 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r2, r3, lsl #2 │ │ │ │ - vldr s14, [r3] │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - ldr r0, [pc, #-184] @ 7bca4 │ │ │ │ + vldr s15, [r3] │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ + ldr r0, [pc, #-168] @ 7f374 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r4, sp, #20 │ │ │ │ - add r0, pc, r0 │ │ │ │ - vstr d7, [sp, #8] │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r3 │ │ │ │ + vstr d16, [sp, #8] │ │ │ │ + add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ mov r0, r4 │ │ │ │ - bl 3a5e0 │ │ │ │ - bl 3b164 │ │ │ │ - b 7b75c │ │ │ │ + bl 3b1d4 │ │ │ │ + bl 3bdc8 │ │ │ │ + b 7ee2c │ │ │ │ mov r1, #0 │ │ │ │ - mov r0, r1 │ │ │ │ vmov.f32 s0, #112 @ 0x3f800000 1.0 │ │ │ │ - bl 73a94 │ │ │ │ - b 7b75c │ │ │ │ + mov r0, r1 │ │ │ │ + bl 76c74 │ │ │ │ + b 7ee2c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 7c150 │ │ │ │ + beq 7f81c │ │ │ │ cmp r3, #1 │ │ │ │ - bne 7b75c │ │ │ │ - ldr r3, [pc, #-236] @ 7bcd0 │ │ │ │ + bne 7ee2c │ │ │ │ + ldr r3, [pc, #-248] @ 7f384 │ │ │ │ ldr r0, [r5, r3] │ │ │ │ add r0, r0, #656 @ 0x290 │ │ │ │ - bl 82688 │ │ │ │ - b 7b75c │ │ │ │ - ldr r3, [pc, #-256] @ 7bcd0 │ │ │ │ + bl 86314 │ │ │ │ + b 7ee2c │ │ │ │ + ldr r3, [pc, #-268] @ 7f384 │ │ │ │ ldr r2, [r6, #8] │ │ │ │ ldr r4, [r5, r3] │ │ │ │ cmp r2, #0 │ │ │ │ ldr r3, [r4, #696] @ 0x2b8 │ │ │ │ - beq 7c120 │ │ │ │ + beq 7f7ec │ │ │ │ ldr r2, [r6, #1116] @ 0x45c │ │ │ │ cmp r2, #0 │ │ │ │ - bne 7c164 │ │ │ │ + bne 7f830 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 7b75c │ │ │ │ + beq 7ee2c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 7be30 │ │ │ │ - bl 7ae08 │ │ │ │ + bne 7f4f0 │ │ │ │ + bl 7e3d8 │ │ │ │ ldr r3, [r4, #696] @ 0x2b8 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 7c128 │ │ │ │ + bne 7f7f4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, r4, #656 @ 0x290 │ │ │ │ cmp r3, #0 │ │ │ │ ldrge r1, [r6, #12] │ │ │ │ ldrge r2, [r6, #16] │ │ │ │ ldrlt r1, [r4, #524] @ 0x20c │ │ │ │ ldrlt r2, [r4, #528] @ 0x210 │ │ │ │ - bl 8232c │ │ │ │ + bl 85f70 │ │ │ │ ldr r3, [r4, #696] @ 0x2b8 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 7c128 │ │ │ │ + bne 7f7f4 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, #29 │ │ │ │ - bl 607a8 │ │ │ │ - b 7b75c │ │ │ │ + bl 62f4c │ │ │ │ + b 7ee2c │ │ │ │ ldr r3, [r6, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 7c138 │ │ │ │ - ldr r3, [pc, #-400] @ 7bcd0 │ │ │ │ + bne 7f804 │ │ │ │ + ldr r3, [pc, #-412] @ 7f384 │ │ │ │ ldr r4, [r5, r3] │ │ │ │ - b 7be30 │ │ │ │ + b 7f4f0 │ │ │ │ ldr r3, [r6, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 7b75c │ │ │ │ + beq 7ee2c │ │ │ │ ldr r3, [r6, #1116] @ 0x45c │ │ │ │ cmp r3, #0 │ │ │ │ - beq 7b75c │ │ │ │ - ldr r3, [pc, #-436] @ 7bcd0 │ │ │ │ + beq 7ee2c │ │ │ │ + ldr r3, [pc, #-448] @ 7f384 │ │ │ │ ldr r4, [r5, r3] │ │ │ │ ldr r3, [r4, #696] @ 0x2b8 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 7c178 │ │ │ │ - ldr r2, [r6, #16] │ │ │ │ + bne 7f858 │ │ │ │ ldr r1, [r6, #12] │ │ │ │ add r5, r4, #656 @ 0x290 │ │ │ │ mov r0, r5 │ │ │ │ - lsl r2, r2, #1 │ │ │ │ + ldr r2, [r6, #16] │ │ │ │ lsl r1, r1, #1 │ │ │ │ - bl 8232c │ │ │ │ - mov r0, r5 │ │ │ │ - ldr r3, [r4, #520] @ 0x208 │ │ │ │ + lsl r2, r2, #1 │ │ │ │ + bl 85f70 │ │ │ │ ldr r2, [r4, #516] @ 0x204 │ │ │ │ + mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ - bl 82254 │ │ │ │ + ldr r3, [r4, #520] @ 0x208 │ │ │ │ + bl 85e80 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, #29 │ │ │ │ - bl 607a8 │ │ │ │ - b 7b75c │ │ │ │ + bl 62f4c │ │ │ │ + b 7ee2c │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #39 @ 0x27 │ │ │ │ - bl 61db8 │ │ │ │ - b 7b75c │ │ │ │ - ldr r0, [pc, #-576] @ 7bca8 │ │ │ │ - ldr r2, [pc, #-552] @ 7bcc4 │ │ │ │ - ldr r3, [pc, #-552] @ 7bcc8 │ │ │ │ - ldr r1, [r5, r2] │ │ │ │ - mov r2, #0 │ │ │ │ - str r0, [r1] │ │ │ │ - ldr r3, [r5, r3] │ │ │ │ - str r2, [r3] │ │ │ │ - b 7b75c │ │ │ │ - ldr r2, [pc, #-584] @ 7bcc4 │ │ │ │ - ldr r3, [pc, #-584] @ 7bcc8 │ │ │ │ + bl 64674 │ │ │ │ + b 7ee2c │ │ │ │ + ldr r2, [pc, #-556] @ 7f37c │ │ │ │ + mov r0, #0 │ │ │ │ + movt r0, #49776 @ 0xc270 │ │ │ │ + ldr r3, [pc, #-564] @ 7f380 │ │ │ │ + mov r1, #0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ - ldr r1, [pc, #-620] @ 7bcac │ │ │ │ - str r1, [r2] │ │ │ │ + str r0, [r2] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - mov r2, #0 │ │ │ │ - str r2, [r3] │ │ │ │ - b 7b75c │ │ │ │ + str r1, [r3] │ │ │ │ + b 7ee2c │ │ │ │ + mov r0, #0 │ │ │ │ + movt r0, #16672 @ 0x4120 │ │ │ │ + ldr r2, [pc, #-604] @ 7f37c │ │ │ │ + ldr r3, [pc, #-604] @ 7f380 │ │ │ │ + b 7f5b0 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #11 │ │ │ │ - bl 61db8 │ │ │ │ - b 7b75c │ │ │ │ + bl 64674 │ │ │ │ + b 7ee2c │ │ │ │ mov r0, #0 │ │ │ │ - bl 764b0 │ │ │ │ - b 7b75c │ │ │ │ + bl 79758 │ │ │ │ + b 7ee2c │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #9 │ │ │ │ - bl 61db8 │ │ │ │ - b 7b75c │ │ │ │ + bl 64674 │ │ │ │ + b 7ee2c │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #8 │ │ │ │ - bl 61db8 │ │ │ │ - b 7b75c │ │ │ │ + bl 64674 │ │ │ │ + b 7ee2c │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #41 @ 0x29 │ │ │ │ - bl 61db8 │ │ │ │ - b 7b75c │ │ │ │ + bl 64674 │ │ │ │ + b 7ee2c │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #40 @ 0x28 │ │ │ │ - bl 61db8 │ │ │ │ - b 7b75c │ │ │ │ - vldr s14, [pc, #-696] @ 7bcd4 │ │ │ │ - ldr r3, [pc, #-716] @ 7bcc4 │ │ │ │ + bl 64674 │ │ │ │ + b 7ee2c │ │ │ │ + vldr s14, [pc, #-696] @ 7f388 │ │ │ │ add r6, r6, #1120 @ 0x460 │ │ │ │ - vdiv.f32 s15, s16, s14 │ │ │ │ + mov r1, #3 │ │ │ │ + ldr r2, [pc, #-720] @ 7f37c │ │ │ │ vstr s16, [r6, #8] │ │ │ │ - ldr r1, [r5, r3] │ │ │ │ - ldr r3, [pc, #-732] @ 7bcc8 │ │ │ │ - mov r2, #3 │ │ │ │ - vstr s15, [r1] │ │ │ │ + ldr r3, [pc, #-724] @ 7f380 │ │ │ │ + vdiv.f32 s15, s16, s14 │ │ │ │ + ldr r2, [r5, r2] │ │ │ │ + vstr s15, [r2] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - str r2, [r3] │ │ │ │ - b 7b75c │ │ │ │ - ldr r0, [pc, #-780] @ 7bcb0 │ │ │ │ - b 7bee4 │ │ │ │ - ldr r0, [pc, #-784] @ 7bcb4 │ │ │ │ - b 7bee4 │ │ │ │ - ldr r0, [pc, #-788] @ 7bcb8 │ │ │ │ - b 7bee4 │ │ │ │ + str r1, [r3] │ │ │ │ + b 7ee2c │ │ │ │ + mov r0, #0 │ │ │ │ + movt r0, #17430 @ 0x4416 │ │ │ │ + ldr r2, [pc, #-764] @ 7f37c │ │ │ │ + b 7f5ac │ │ │ │ + mov r0, #0 │ │ │ │ + movt r0, #50198 @ 0xc416 │ │ │ │ + ldr r2, [pc, #-780] @ 7f37c │ │ │ │ + b 7f5ac │ │ │ │ + mov r0, #0 │ │ │ │ + movt r0, #17008 @ 0x4270 │ │ │ │ + ldr r2, [pc, #-796] @ 7f37c │ │ │ │ + b 7f5ac │ │ │ │ ldr r3, [r6, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 7b75c │ │ │ │ + beq 7ee2c │ │ │ │ ldr r3, [r6, #1116] @ 0x45c │ │ │ │ cmp r3, #0 │ │ │ │ - beq 7b75c │ │ │ │ - ldr r3, [pc, #-796] @ 7bcd0 │ │ │ │ + beq 7ee2c │ │ │ │ + ldr r3, [pc, #-820] @ 7f384 │ │ │ │ ldr r4, [r5, r3] │ │ │ │ ldr r3, [r4, #696] @ 0x2b8 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 7c188 │ │ │ │ - ldr r2, [r6, #16] │ │ │ │ + bne 7f868 │ │ │ │ ldr r1, [r6, #12] │ │ │ │ - add r2, r2, r2, lsr #31 │ │ │ │ + add r0, r4, #656 @ 0x290 │ │ │ │ + ldr r2, [r6, #16] │ │ │ │ add r1, r1, r1, lsr #31 │ │ │ │ - asr r2, r2, #1 │ │ │ │ + add r2, r2, r2, lsr #31 │ │ │ │ asr r1, r1, #1 │ │ │ │ - add r0, r4, #656 @ 0x290 │ │ │ │ - bl 8232c │ │ │ │ - b 7be3c │ │ │ │ - ldr r2, [pc, #-872] @ 7bcbc │ │ │ │ + asr r2, r2, #1 │ │ │ │ + bl 85f70 │ │ │ │ + mov r1, #1 │ │ │ │ + mov r0, #29 │ │ │ │ + bl 62f4c │ │ │ │ + b 7ee2c │ │ │ │ + ldr r2, [pc, #-900] @ 7f378 │ │ │ │ mov r1, #7 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #2 │ │ │ │ - bl ab6e0 │ │ │ │ - b 7b75c │ │ │ │ - ldr r0, [pc, #-892] @ 7bcc0 │ │ │ │ - bl 33e84 │ │ │ │ - b 7b75c │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 7ee2c │ │ │ │ + movw r0, #395 @ 0x18b │ │ │ │ + movt r0, #256 @ 0x100 │ │ │ │ + bl 344cc │ │ │ │ + b 7ee2c │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #16 │ │ │ │ - bl 61db8 │ │ │ │ - b 7b75c │ │ │ │ + bl 64674 │ │ │ │ + b 7ee2c │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #15 │ │ │ │ - bl 61db8 │ │ │ │ - b 7b75c │ │ │ │ - ldr r2, [pc, #-932] @ 7bcc4 │ │ │ │ - ldr r3, [pc, #-932] @ 7bcc8 │ │ │ │ - ldr r2, [r5, r2] │ │ │ │ - ldr r1, [pc, #-936] @ 7bccc │ │ │ │ - str r1, [r2] │ │ │ │ - ldr r3, [r5, r3] │ │ │ │ - mov r2, #0 │ │ │ │ - str r2, [r3] │ │ │ │ - b 7b75c │ │ │ │ + bl 64674 │ │ │ │ + b 7ee2c │ │ │ │ + mov r0, #0 │ │ │ │ + movt r0, #49440 @ 0xc120 │ │ │ │ + ldr r2, [pc, #-976] @ 7f37c │ │ │ │ + ldr r3, [pc, #-976] @ 7f380 │ │ │ │ + b 7f5b0 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #38 @ 0x26 │ │ │ │ - bl 61db8 │ │ │ │ - b 7b75c │ │ │ │ - bl 33aa4 │ │ │ │ - b 7b75c │ │ │ │ + bl 64674 │ │ │ │ + b 7ee2c │ │ │ │ + bl 340a4 │ │ │ │ + b 7ee2c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r6, #1116] @ 0x45c │ │ │ │ - bl 7afac │ │ │ │ - b 7b75c │ │ │ │ + bl 7e5b4 │ │ │ │ + b 7ee2c │ │ │ │ mov r3, #0 │ │ │ │ - str r3, [r6, #1108] @ 0x454 │ │ │ │ str r3, [r6, #40] @ 0x28 │ │ │ │ str r3, [r6, #556] @ 0x22c │ │ │ │ str r3, [r6, #1100] @ 0x44c │ │ │ │ - b 7bb18 │ │ │ │ + str r3, [r6, #1108] @ 0x454 │ │ │ │ + b 7f1f8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #13 │ │ │ │ - bl 5f55c │ │ │ │ + bl 61b8c │ │ │ │ ldr r2, [r6, #28] │ │ │ │ - b 7baf4 │ │ │ │ + b 7f1d0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #4096 @ 0x1000 │ │ │ │ str r2, [r6, #40] @ 0x28 │ │ │ │ str r2, [r6, #556] @ 0x22c │ │ │ │ str r2, [r6, #1100] @ 0x44c │ │ │ │ tst r3, #4096 @ 0x1000 │ │ │ │ - beq 7b814 │ │ │ │ + beq 7eef0 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r6, #1148] @ 0x47c │ │ │ │ - b 7b814 │ │ │ │ + b 7eef0 │ │ │ │ ldr r3, [r6, #1096] @ 0x448 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 7c0f4 │ │ │ │ + bne 7f7c0 │ │ │ │ cmp r2, #1 │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #2 │ │ │ │ str r3, [r6, #1096] @ 0x448 │ │ │ │ - b 7c0f4 │ │ │ │ + b 7f7c0 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 7b75c │ │ │ │ + beq 7ee2c │ │ │ │ mov r1, #2 │ │ │ │ mov r0, #29 │ │ │ │ - bl 607a8 │ │ │ │ - b 7b75c │ │ │ │ + bl 62f4c │ │ │ │ + b 7ee2c │ │ │ │ ldr r3, [r6, #1116] @ 0x45c │ │ │ │ cmp r3, #0 │ │ │ │ - ldr r3, [pc, #-1144] @ 7bcd0 │ │ │ │ + ldr r3, [pc, #-1168] @ 7f384 │ │ │ │ ldr r4, [r5, r3] │ │ │ │ - beq 7bdf4 │ │ │ │ - b 7be00 │ │ │ │ - ldr r3, [pc, #-1160] @ 7bcd0 │ │ │ │ + beq 7f4b4 │ │ │ │ + b 7f4c0 │ │ │ │ + ldr r3, [pc, #-1184] @ 7f384 │ │ │ │ ldr r0, [r5, r3] │ │ │ │ add r0, r0, #144 @ 0x90 │ │ │ │ - bl 82688 │ │ │ │ - b 7b75c │ │ │ │ + bl 86314 │ │ │ │ + b 7ee2c │ │ │ │ cmp r3, #0 │ │ │ │ - bne 7c180 │ │ │ │ - ldr r2, [r6, #16] │ │ │ │ + bne 7f860 │ │ │ │ ldr r1, [r6, #12] │ │ │ │ - b 7c010 │ │ │ │ - bl 7ae08 │ │ │ │ - b 7be90 │ │ │ │ - bl 7ae08 │ │ │ │ - b 7c16c │ │ │ │ - bl 7ae08 │ │ │ │ - b 7bff8 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ + add r0, r4, #656 @ 0x290 │ │ │ │ + ldr r2, [r6, #16] │ │ │ │ + bl 85f70 │ │ │ │ + mov r1, #1 │ │ │ │ + mov r0, #29 │ │ │ │ + bl 62f4c │ │ │ │ + b 7ee2c │ │ │ │ + bl 7e3d8 │ │ │ │ + b 7f550 │ │ │ │ + bl 7e3d8 │ │ │ │ + b 7f838 │ │ │ │ + bl 7e3d8 │ │ │ │ + b 7f6c4 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - ldr r3, [pc, #120] @ 7c224 │ │ │ │ - ldr r2, [pc, #120] @ 7c228 │ │ │ │ + ldr r3, [pc, #140] @ 7f91c │ │ │ │ + ldr r2, [pc, #140] @ 7f920 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3, r2] │ │ │ │ ldr r0, [r4, #1116] @ 0x45c │ │ │ │ cmp r0, #2 │ │ │ │ - popeq {r4, pc} │ │ │ │ + beq 7f8cc │ │ │ │ ldr r2, [r4, #28] │ │ │ │ cmp r2, #17 │ │ │ │ - bhi 7c1f0 │ │ │ │ - ldr r3, [pc, #88] @ 7c22c │ │ │ │ + bhi 7f8d8 │ │ │ │ + movw r3, #9226 @ 0x240a │ │ │ │ + movt r3, #2 │ │ │ │ lsr r3, r3, r2 │ │ │ │ tst r3, #1 │ │ │ │ - beq 7c1f0 │ │ │ │ + beq 7f8d8 │ │ │ │ cmp r0, #1 │ │ │ │ - popne {r4, pc} │ │ │ │ - vldr s0, [pc, #52] @ 7c220 │ │ │ │ - pop {r4, lr} │ │ │ │ - b 7b684 │ │ │ │ + beq 7f904 │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #7 │ │ │ │ - bl 5f55c │ │ │ │ + bl 61b8c │ │ │ │ cmp r0, #0 │ │ │ │ - popeq {r4, pc} │ │ │ │ - bl 7b468 │ │ │ │ + beq 7f8cc │ │ │ │ + bl 7eaf0 │ │ │ │ ldr r0, [r4, #1116] @ 0x45c │ │ │ │ mov r3, #0 │ │ │ │ - cmp r0, #1 │ │ │ │ str r3, [r4, #1152] @ 0x480 │ │ │ │ - popne {r4, pc} │ │ │ │ - b 7c1e4 │ │ │ │ + cmp r0, #1 │ │ │ │ + bne 7f8cc │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + add sp, sp, #8 │ │ │ │ + vldr s0, [pc] @ 7f918 │ │ │ │ + b 7ed4c │ │ │ │ andeq r0, r0, r0 │ │ │ │ - eoreq r2, ip, r4, lsl r1 │ │ │ │ - andeq r1, r0, r4, ror #21 │ │ │ │ - andeq r2, r2, sl, lsl #8 │ │ │ │ + eoreq lr, sp, r0, asr #20 │ │ │ │ + ldrdeq r1, [r0], -r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - ldr r3, [pc, #368] @ 7c3b8 │ │ │ │ - ldr r2, [pc, #368] @ 7c3bc │ │ │ │ + ldr r3, [pc, #400] @ 7fad0 │ │ │ │ + ldr r2, [pc, #400] @ 7fad4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3, r2] │ │ │ │ ldr r1, [r4, #1116] @ 0x45c │ │ │ │ cmp r1, #2 │ │ │ │ - popeq {r4, pc} │ │ │ │ + beq 7f9ac │ │ │ │ ldr r3, [r4, #28] │ │ │ │ - ldr r2, [pc, #344] @ 7c3c0 │ │ │ │ + ldr r2, [pc, #376] @ 7fad8 │ │ │ │ sub r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #16 │ │ │ │ - bhi 7c280 │ │ │ │ + bhi 7f9b8 │ │ │ │ ldrb r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop {0} │ │ │ │ + ldr r3, [r4, #1096] @ 0x448 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r4, #1096] @ 0x448 │ │ │ │ + bne 7fa38 │ │ │ │ + mov r3, #1 │ │ │ │ + vldr s0, [pc, #308] @ 7facc │ │ │ │ + mov r0, #2 │ │ │ │ + str r3, [r4, #1096] @ 0x448 │ │ │ │ + bl 7ed4c │ │ │ │ + ldr r3, [r4, #1116] @ 0x45c │ │ │ │ + cmp r3, #1 │ │ │ │ + beq 7f9e8 │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #9 │ │ │ │ - bl 5f55c │ │ │ │ + bl 61b8c │ │ │ │ cmp r0, #0 │ │ │ │ - popeq {r4, pc} │ │ │ │ - bl 7b468 │ │ │ │ + beq 7f9ac │ │ │ │ + bl 7eaf0 │ │ │ │ ldr r2, [r4, #1116] @ 0x45c │ │ │ │ clz r3, r2 │ │ │ │ cmp r2, #1 │ │ │ │ lsr r3, r3, #5 │ │ │ │ str r3, [r4, #1152] @ 0x480 │ │ │ │ - popne {r4, pc} │ │ │ │ - vldr s0, [pc, #252] @ 7c3b4 │ │ │ │ - pop {r4, lr} │ │ │ │ + bne 7f9ac │ │ │ │ + ldr r4, [sp] │ │ │ │ mov r0, #1 │ │ │ │ - b 7b684 │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + add sp, sp, #8 │ │ │ │ + vldr s0, [pc, #204] @ 7facc │ │ │ │ + b 7ed4c │ │ │ │ cmp r1, #1 │ │ │ │ - popne {r4, pc} │ │ │ │ - ldr r0, [pc, #244] @ 7c3c4 │ │ │ │ + bne 7f9ac │ │ │ │ + ldr r0, [pc, #204] @ 7fadc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 3a5e0 │ │ │ │ - pop {r4, lr} │ │ │ │ - b 3b164 │ │ │ │ + bl 3b1d4 │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + add sp, sp, #8 │ │ │ │ + b 3bdc8 │ │ │ │ ldr r3, [r4, #1096] @ 0x448 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #1 │ │ │ │ str r3, [r4, #1096] @ 0x448 │ │ │ │ - beq 7c37c │ │ │ │ + beq 7fa94 │ │ │ │ cmp r1, #1 │ │ │ │ - beq 7c2b0 │ │ │ │ - pop {r4, lr} │ │ │ │ + beq 7f9e8 │ │ │ │ + ldr r4, [sp] │ │ │ │ mov r0, #1 │ │ │ │ - b 7b2cc │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + add sp, sp, #8 │ │ │ │ + b 7e90c │ │ │ │ ldr r3, [r4, #1104] @ 0x450 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4, #1104] @ 0x450 │ │ │ │ - beq 7c384 │ │ │ │ + beq 7fa9c │ │ │ │ cmp r1, #1 │ │ │ │ - popne {r4, pc} │ │ │ │ - b 7c2b0 │ │ │ │ - ldr r3, [r4, #1096] @ 0x448 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r4, #1096] @ 0x448 │ │ │ │ - bne 7c2f0 │ │ │ │ - mov r3, #1 │ │ │ │ - vldr s0, [pc, #112] @ 7c3b4 │ │ │ │ - mov r0, #2 │ │ │ │ - str r3, [r4, #1096] @ 0x448 │ │ │ │ - bl 7b684 │ │ │ │ - ldr r3, [r4, #1116] @ 0x45c │ │ │ │ - cmp r3, #1 │ │ │ │ - popne {r4, pc} │ │ │ │ - b 7c2b0 │ │ │ │ + bne 7f9ac │ │ │ │ + b 7f9e8 │ │ │ │ ldr r3, [r4, #1096] @ 0x448 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4, #1096] @ 0x448 │ │ │ │ - bne 7c2f0 │ │ │ │ + bne 7fa38 │ │ │ │ ldr r3, [r4, #1108] @ 0x454 │ │ │ │ add r3, r3, #1 │ │ │ │ - b 7c33c │ │ │ │ + b 7f990 │ │ │ │ mov r3, #2 │ │ │ │ - b 7c33c │ │ │ │ + b 7f990 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #1104] @ 0x450 │ │ │ │ - bl 73674 │ │ │ │ + bl 76824 │ │ │ │ ldr r3, [r4, #1096] @ 0x448 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4, #1096] @ 0x448 │ │ │ │ - beq 7c338 │ │ │ │ + beq 7f98c │ │ │ │ ldr r3, [r4, #1116] @ 0x45c │ │ │ │ cmp r3, #1 │ │ │ │ - bne 7c2f8 │ │ │ │ - b 7c2b0 │ │ │ │ + bne 7fa40 │ │ │ │ + b 7f9e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - eoreq r2, ip, r8, ror r0 │ │ │ │ - andeq r1, r0, r4, ror #21 │ │ │ │ - @ instruction: 0x001dcefc │ │ │ │ - @ instruction: 0x001505b0 │ │ │ │ + mlaeq sp, r0, r9, lr │ │ │ │ + ldrdeq r1, [r0], -r0 │ │ │ │ + andseq fp, lr, r4, asr sl │ │ │ │ + andseq pc, r5, r0, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r3, [pc, #188] @ 7c49c │ │ │ │ - ldr r2, [pc, #188] @ 7c4a0 │ │ │ │ + ldr r3, [pc, #200] @ 7fbc8 │ │ │ │ + mov r5, r0 │ │ │ │ + ldr r2, [pc, #196] @ 7fbcc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3, r2] │ │ │ │ - mov r5, r0 │ │ │ │ ldr r0, [r4, #1160] @ 0x488 │ │ │ │ cmp r0, #0 │ │ │ │ - popeq {r4, r5, r6, pc} │ │ │ │ + beq 7fb40 │ │ │ │ ldr r3, [r4, #1124] @ 0x464 │ │ │ │ cmp r0, r3 │ │ │ │ - bne 7c420 │ │ │ │ + movne r0, #0 │ │ │ │ + bne 7fb40 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 7c428 │ │ │ │ + bne 7fb50 │ │ │ │ mov r3, #1 │ │ │ │ mvn r0, #0 │ │ │ │ str r3, [r5] │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - mov r0, #0 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #10 │ │ │ │ - bl 5f55c │ │ │ │ + bl 61b8c │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 7c494 │ │ │ │ + beq 7fbc0 │ │ │ │ ldr r0, [r4, #1076] @ 0x434 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ - bl 601dc │ │ │ │ - mov r1, r6 │ │ │ │ + bl 628e8 │ │ │ │ mov r3, r0 │ │ │ │ + mov r1, r6 │ │ │ │ mov r0, #8 │ │ │ │ str r3, [r4, #1076] @ 0x434 │ │ │ │ - bl 5f55c │ │ │ │ - ldr r2, [r6, #16] │ │ │ │ + bl 61b8c │ │ │ │ ldr r3, [r6, #12] │ │ │ │ + ldr r2, [r6, #16] │ │ │ │ + str r0, [r4, #1096] @ 0x448 │ │ │ │ + str r3, [r4, #1156] @ 0x484 │ │ │ │ str r2, [r4, #1160] @ 0x488 │ │ │ │ ldr r2, [r4, #1124] @ 0x464 │ │ │ │ - str r3, [r4, #1156] @ 0x484 │ │ │ │ cmp r3, r2 │ │ │ │ - movne r3, #2 │ │ │ │ - strne r3, [r4, #1148] @ 0x47c │ │ │ │ - movne r2, #0 │ │ │ │ + beq 7fbb8 │ │ │ │ + mov r3, #0 │ │ │ │ + mov r2, #2 │ │ │ │ + str r2, [r4, #1148] @ 0x47c │ │ │ │ + str r3, [r4, #1152] @ 0x480 │ │ │ │ mov r3, #0 │ │ │ │ - strne r2, [r4, #1152] @ 0x480 │ │ │ │ - str r0, [r4, #1096] @ 0x448 │ │ │ │ str r3, [r5] │ │ │ │ mov r0, #1 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - eoreq r1, ip, r0, ror #29 │ │ │ │ - andeq r1, r0, r4, ror #21 │ │ │ │ + b 7fb40 │ │ │ │ + eoreq lr, sp, ip, asr #15 │ │ │ │ + ldrdeq r1, [r0], -r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r3, [pc, #120] @ 7c534 │ │ │ │ - ldr r2, [pc, #120] @ 7c538 │ │ │ │ + ldr r3, [pc, #132] @ 7fc74 │ │ │ │ + ldr r2, [pc, #132] @ 7fc78 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3, r2] │ │ │ │ ldr r1, [r4, #1148] @ 0x47c │ │ │ │ cmp r1, #0 │ │ │ │ - popne {r4, r5, r6, pc} │ │ │ │ + bne 7fc38 │ │ │ │ ldr r2, [r4, #1160] @ 0x488 │ │ │ │ cmp r2, #0 │ │ │ │ - popeq {r4, r5, r6, pc} │ │ │ │ + beq 7fc38 │ │ │ │ ldr r3, [r4, #1124] @ 0x464 │ │ │ │ ldr r0, [r4, #1156] @ 0x484 │ │ │ │ cmp r3, r0 │ │ │ │ cmpge r2, r3 │ │ │ │ movge r5, #1 │ │ │ │ movlt r5, #0 │ │ │ │ - bge 7c508 │ │ │ │ + bge 7fc48 │ │ │ │ ldr r0, [r4, #1076] @ 0x434 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ str r5, [r4, #1076] @ 0x434 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov r0, #7 │ │ │ │ - bl 5f55c │ │ │ │ + bl 61b8c │ │ │ │ cmp r0, #0 │ │ │ │ - popeq {r4, r5, r6, pc} │ │ │ │ + beq 7fc38 │ │ │ │ ldr r3, [r4, #1076] @ 0x434 │ │ │ │ cmp r3, #0 │ │ │ │ - popne {r4, r5, r6, pc} │ │ │ │ + bne 7fc38 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ - bl 601dc │ │ │ │ + bl 628e8 │ │ │ │ str r0, [r4, #1076] @ 0x434 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - eoreq r1, ip, r4, lsl #28 │ │ │ │ - andeq r1, r0, r4, ror #21 │ │ │ │ + b 7fc38 │ │ │ │ + eoreq lr, sp, r0, ror #13 │ │ │ │ + ldrdeq r1, [r0], -r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + strd r4, [sp, #-32]! @ 0xffffffe0 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + str sl, [sp, #24] │ │ │ │ + str lr, [sp, #28] │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r3, [pc, #1392] @ 7cacc │ │ │ │ + mov r7, r3 │ │ │ │ + ldr r3, [pc, #1616] @ 802fc │ │ │ │ mov r9, r2 │ │ │ │ - ldr r2, [pc, #1388] @ 7cad0 │ │ │ │ + mov r5, r1 │ │ │ │ + ldr r2, [pc, #1608] @ 80300 │ │ │ │ + ldr r8, [sp, #32] │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r5, [r3, r2] │ │ │ │ - ldr r7, [sp, #32] │ │ │ │ - ldr r3, [r5, #2180] @ 0x884 │ │ │ │ - mov r8, r1 │ │ │ │ + ldr r6, [r3, r2] │ │ │ │ + ldr r3, [r6, #2180] @ 0x884 │ │ │ │ cmp r3, #0 │ │ │ │ - blt 7c8c4 │ │ │ │ - mov ip, r5 │ │ │ │ + blt 80074 │ │ │ │ + mov ip, r6 │ │ │ │ mov r4, #0 │ │ │ │ ldr lr, [ip, #2320] @ 0x910 │ │ │ │ cmp lr, #0 │ │ │ │ - beq 7c5c8 │ │ │ │ + beq 7fd18 │ │ │ │ ldr lr, [ip, #2188] @ 0x88c │ │ │ │ - cmp lr, r8 │ │ │ │ - bge 7c5c8 │ │ │ │ + cmp lr, r5 │ │ │ │ + bge 7fd18 │ │ │ │ ldr r2, [ip, #2192] @ 0x890 │ │ │ │ cmp r2, r9 │ │ │ │ - bge 7c5c8 │ │ │ │ + bge 7fd18 │ │ │ │ ldr r1, [ip, #2196] @ 0x894 │ │ │ │ add lr, lr, r1 │ │ │ │ - cmp lr, r8 │ │ │ │ - ble 7c5c8 │ │ │ │ + cmp lr, r5 │ │ │ │ + ble 7fd18 │ │ │ │ ldr r1, [ip, #2200] @ 0x898 │ │ │ │ add r2, r2, r1 │ │ │ │ cmp r2, r9 │ │ │ │ - bgt 7c5dc │ │ │ │ + bgt 7fd2c │ │ │ │ add r4, r4, #1 │ │ │ │ - cmp r4, r3 │ │ │ │ add ip, ip, #144 @ 0x90 │ │ │ │ - ble 7c584 │ │ │ │ + cmp r4, r3 │ │ │ │ + ble 7fcd4 │ │ │ │ mvn r4, #0 │ │ │ │ cmp r0, #129 @ 0x81 │ │ │ │ - beq 7c808 │ │ │ │ + beq 7ffbc │ │ │ │ cmp r0, #129 @ 0x81 │ │ │ │ - bgt 7c618 │ │ │ │ + bgt 7fda4 │ │ │ │ sub r0, r0, #1 │ │ │ │ cmp r0, #4 │ │ │ │ - pophi {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldr r3, [pc, #1236] @ 7cad4 │ │ │ │ + bhi 7fd8c │ │ │ │ + ldr r3, [pc, #1460] @ 80304 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r0, #4 │ │ │ │ - bhi 7c614 │ │ │ │ + bhi 7fd8c │ │ │ │ ldrb r0, [r3, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ nop {0} │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ + mov r1, #0 │ │ │ │ + movw r0, #1013 @ 0x3f5 │ │ │ │ + bl 64674 │ │ │ │ + mov r1, r8 │ │ │ │ + mov r0, r7 │ │ │ │ + bl 81154 │ │ │ │ + ldr r3, [pc, #1412] @ 80308 │ │ │ │ + mov r2, #101 @ 0x65 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldr sl, [sp, #24] │ │ │ │ + add sp, sp, #28 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ cmp r0, #131 @ 0x83 │ │ │ │ - beq 7c7f8 │ │ │ │ + beq 7ff98 │ │ │ │ cmp r0, #255 @ 0xff │ │ │ │ - beq 7c644 │ │ │ │ + beq 7fde4 │ │ │ │ cmp r0, #130 @ 0x82 │ │ │ │ - popne {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - mov r1, r7 │ │ │ │ - mov r0, r6 │ │ │ │ + bne 7fd8c │ │ │ │ + ldrd r4, [sp] │ │ │ │ + mov r1, r8 │ │ │ │ + mov r0, r7 │ │ │ │ mov r2, #0 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 7d9d0 │ │ │ │ - ldr r2, [pc, #1164] @ 7cad8 │ │ │ │ - ldr r3, [pc, #1164] @ 7cadc │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldr sl, [sp, #24] │ │ │ │ + ldr lr, [sp, #28] │ │ │ │ + add sp, sp, #32 │ │ │ │ + b 812b8 │ │ │ │ + ldr r2, [pc, #1312] @ 8030c │ │ │ │ + ldr r3, [pc, #1312] @ 80310 │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r4, [pc, r3] │ │ │ │ + ldr sl, [pc, r3] │ │ │ │ ldr r3, [r2, #4] │ │ │ │ cmp r3, #7 │ │ │ │ - beq 7c9b4 │ │ │ │ - ble 7c914 │ │ │ │ + beq 80174 │ │ │ │ + ble 800c8 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ - beq 7c988 │ │ │ │ + beq 80134 │ │ │ │ cmp r3, #101 @ 0x65 │ │ │ │ - popne {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldr r3, [r5, #2176] @ 0x880 │ │ │ │ + bne 7fd8c │ │ │ │ + ldr r3, [r6, #2176] @ 0x880 │ │ │ │ cmp r3, #0 │ │ │ │ - popeq {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldr lr, [r5, #1904] @ 0x770 │ │ │ │ + beq 7fd8c │ │ │ │ + ldr lr, [r6, #1904] @ 0x770 │ │ │ │ mov r3, #0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r1, r6 │ │ │ │ - mov ip, lr │ │ │ │ - str r3, [sp, #32] │ │ │ │ + mov r2, r8 │ │ │ │ + mov r1, r7 │ │ │ │ mov r0, r3 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + str r3, [sp, #32] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + mov ip, lr │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldr sl, [sp, #24] │ │ │ │ + ldr lr, [sp, #28] │ │ │ │ + add sp, sp, #32 │ │ │ │ bx ip │ │ │ │ mov r1, #0 │ │ │ │ movw r0, #1013 @ 0x3f5 │ │ │ │ - bl 61db8 │ │ │ │ - ldr r3, [pc, #1064] @ 7cae0 │ │ │ │ - ldr r2, [pc, #1064] @ 7cae4 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ + bl 64674 │ │ │ │ + ldr r3, [pc, #1192] @ 80314 │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #100 @ 0x64 │ │ │ │ cmn r4, #1 │ │ │ │ - str r4, [r2] │ │ │ │ - strd r8, [r3, #8] │ │ │ │ + ldr r2, [pc, #1180] @ 80318 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ strd r0, [r3] │ │ │ │ - popeq {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - add r2, r4, r4, lsl #3 │ │ │ │ - add r6, r5, r2, lsl #4 │ │ │ │ - ldr r1, [r6, #2184] @ 0x888 │ │ │ │ - str r1, [r3, #4] │ │ │ │ - cmp r1, #7 │ │ │ │ - mov r1, #0 │ │ │ │ - str r1, [r3] │ │ │ │ - mov r3, #2 │ │ │ │ - str r3, [r6, #2320] @ 0x910 │ │ │ │ - lsl r2, r2, #4 │ │ │ │ + str r5, [r3, #8] │ │ │ │ + str r4, [r2] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + beq 7fd8c │ │ │ │ + mov r2, #0 │ │ │ │ lsl r7, r4, #3 │ │ │ │ - movw r3, #2184 @ 0x888 │ │ │ │ - popne {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - add r2, r2, r3 │ │ │ │ - ldr r1, [r6, #2188] @ 0x88c │ │ │ │ - add r0, r5, r2 │ │ │ │ - ldr r2, [r6, #2192] @ 0x890 │ │ │ │ - sub r1, r8, r1 │ │ │ │ + mov r1, #2 │ │ │ │ + movw r0, #2184 @ 0x888 │ │ │ │ + str r2, [r3] │ │ │ │ + add r2, r7, r4 │ │ │ │ + lsl r2, r2, #4 │ │ │ │ + add r8, r6, r2 │ │ │ │ + str r1, [r8, #2320] @ 0x910 │ │ │ │ + ldr r1, [r8, #2184] @ 0x888 │ │ │ │ + cmp r1, #7 │ │ │ │ + str r1, [r3, #4] │ │ │ │ + bne 7fd8c │ │ │ │ + ldr r1, [r8, #2188] @ 0x88c │ │ │ │ + add r0, r2, r0 │ │ │ │ + add r0, r6, r0 │ │ │ │ + ldr r2, [r8, #2192] @ 0x890 │ │ │ │ + sub r1, r5, r1 │ │ │ │ sub r2, r9, r2 │ │ │ │ - bl 60620 │ │ │ │ - add r3, r6, #2272 @ 0x8e0 │ │ │ │ - vldr d7, [r3] │ │ │ │ + bl 62da0 │ │ │ │ + add r3, r8, #2272 @ 0x8e0 │ │ │ │ + ldr r2, [pc, #1068] @ 8031c │ │ │ │ + vldr d16, [r3] │ │ │ │ add r3, r7, r4 │ │ │ │ - add r3, r5, r3, lsl #4 │ │ │ │ + add r3, r6, r3, lsl #4 │ │ │ │ add r3, r3, #2272 @ 0x8e0 │ │ │ │ - ldr r2, [pc, #928] @ 7cae8 │ │ │ │ add r2, pc, r2 │ │ │ │ - vsub.f64 d7, d0, d7 │ │ │ │ - vcmpe.f64 d7, #0.0 │ │ │ │ + vsub.f64 d16, d0, d16 │ │ │ │ + vcmpe.f64 d16, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - vldrmi d6, [pc, #852] @ 7cab0 │ │ │ │ - vaddmi.f64 d7, d7, d6 │ │ │ │ - vldr d6, [r3, #8] │ │ │ │ - vcmpe.f64 d6, d7 │ │ │ │ - vstr d7, [r2, #16] │ │ │ │ + vldrmi d17, [pc, #972] @ 802e0 │ │ │ │ + vaddmi.f64 d16, d16, d17 │ │ │ │ + vldr d17, [r3, #8] │ │ │ │ + vcmpe.f64 d17, d16 │ │ │ │ + vstr d16, [r2, #16] │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ movge r3, #0 │ │ │ │ movlt r3, #3 │ │ │ │ str r3, [r2, #24] │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - mov r1, #0 │ │ │ │ - movw r0, #1013 @ 0x3f5 │ │ │ │ - bl 61db8 │ │ │ │ - mov r1, r7 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 7d89c │ │ │ │ - ldr r3, [pc, #848] @ 7caec │ │ │ │ - mov r2, #101 @ 0x65 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ + b 7fd8c │ │ │ │ vmov.f32 s15, #132 @ 0xc0200000 -2.5 │ │ │ │ cmn r4, #1 │ │ │ │ - popeq {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ + beq 7fd8c │ │ │ │ add r4, r4, r4, lsl #3 │ │ │ │ - add r4, r5, r4, lsl #4 │ │ │ │ + add r4, r6, r4, lsl #4 │ │ │ │ ldr r3, [r4, #2184] @ 0x888 │ │ │ │ sub r3, r3, #5 │ │ │ │ cmp r3, #2 │ │ │ │ - pophi {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ + bhi 7fd8c │ │ │ │ add r5, r4, #2256 @ 0x8d0 │ │ │ │ - vldr s0, [r5, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ + vldr s0, [r5] │ │ │ │ vadd.f32 s0, s15, s0 │ │ │ │ - bl 80364 │ │ │ │ + bl 83e74 │ │ │ │ ldr r0, [r4, #2288] @ 0x8f0 │ │ │ │ vstr s0, [r5] │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 7b684 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldr sl, [sp, #24] │ │ │ │ + ldr lr, [sp, #28] │ │ │ │ + add sp, sp, #32 │ │ │ │ + b 7ed4c │ │ │ │ vmov.f32 s15, #4 @ 0x40200000 2.5 │ │ │ │ - b 7c7ac │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + b 7ff38 │ │ │ │ + ldrd r4, [sp] │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #1012 @ 0x3f4 │ │ │ │ - b 61db8 │ │ │ │ - ldr r1, [pc, #736] @ 7caf0 │ │ │ │ - ldr r2, [pc, #736] @ 7caf4 │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldr sl, [sp, #24] │ │ │ │ + ldr lr, [sp, #28] │ │ │ │ + add sp, sp, #32 │ │ │ │ + b 64674 │ │ │ │ + ldr r1, [pc, #860] @ 80320 │ │ │ │ + mov r3, #0 │ │ │ │ + ldr r2, [pc, #856] @ 80324 │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r6, [r1] │ │ │ │ + ldr r7, [r1] │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r3, #0 │ │ │ │ - cmn r6, #1 │ │ │ │ str r3, [r2] │ │ │ │ - beq 7c900 │ │ │ │ - add r3, r6, r6, lsl #3 │ │ │ │ + cmn r7, #1 │ │ │ │ + beq 800b4 │ │ │ │ cmn r4, #1 │ │ │ │ + lsl r4, r7, #3 │ │ │ │ mov r0, #1 │ │ │ │ - add r4, r5, r3, lsl #4 │ │ │ │ - lsl r7, r6, #3 │ │ │ │ + add r3, r4, r7 │ │ │ │ lsl r3, r3, #4 │ │ │ │ - str r0, [r4, #2320] @ 0x910 │ │ │ │ - beq 7c900 │ │ │ │ + add r8, r6, r3 │ │ │ │ + str r0, [r8, #2320] @ 0x910 │ │ │ │ + beq 800b4 │ │ │ │ ldr r0, [r2, #4] │ │ │ │ mvn ip, #0 │ │ │ │ - cmp r0, #6 │ │ │ │ str ip, [r1] │ │ │ │ - beq 7cb7c │ │ │ │ + cmp r0, #6 │ │ │ │ + beq 80340 │ │ │ │ cmp r0, #7 │ │ │ │ - beq 7cb10 │ │ │ │ + beq 80274 │ │ │ │ cmp r0, #5 │ │ │ │ - bne 7caa4 │ │ │ │ - ldr r3, [r4, #2188] @ 0x88c │ │ │ │ - vldr d7, [pc, #572] @ 7cab8 │ │ │ │ - sub r3, r8, r3 │ │ │ │ - vmov s12, r3 │ │ │ │ - add r3, r4, #2192 @ 0x890 │ │ │ │ - vldr s10, [r3, #4] │ │ │ │ - vcvt.f64.s32 d6, s12 │ │ │ │ - add r3, r3, #4 │ │ │ │ - vcvt.f64.s32 d5, s10 │ │ │ │ - vmul.f64 d6, d6, d7 │ │ │ │ - vdiv.f64 d0, d6, d5 │ │ │ │ + bne 8026c │ │ │ │ + ldr r3, [r8, #2188] @ 0x88c │ │ │ │ + ldr r2, [r8, #2196] @ 0x894 │ │ │ │ + vldr d18, [pc, #692] @ 802e8 │ │ │ │ + sub r3, r5, r3 │ │ │ │ + vmov s15, r3 │ │ │ │ + vcvt.f64.s32 d16, s15 │ │ │ │ + vmov s15, r2 │ │ │ │ + vmul.f64 d16, d16, d18 │ │ │ │ + vcvt.f64.s32 d17, s15 │ │ │ │ + vdiv.f64 d0, d16, d17 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ - add r3, r7, r6 │ │ │ │ - add r3, r5, r3, lsl #4 │ │ │ │ + add r3, r4, r7 │ │ │ │ + add r3, r6, r3, lsl #4 │ │ │ │ ldr r0, [r3, #2288] @ 0x8f0 │ │ │ │ - bl 7b684 │ │ │ │ - ldr r3, [pc, #576] @ 7caf8 │ │ │ │ + bl 7ed4c │ │ │ │ + ldr r3, [pc, #704] @ 80328 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #4] │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ + b 7fd8c │ │ │ │ cmp r0, #129 @ 0x81 │ │ │ │ mvnne r4, #0 │ │ │ │ - bne 7c5e4 │ │ │ │ - ldr r3, [pc, #548] @ 7cafc │ │ │ │ - ldr r2, [pc, #548] @ 7cb00 │ │ │ │ + bne 7fd34 │ │ │ │ + ldr r3, [pc, #676] @ 8032c │ │ │ │ + mov r1, #0 │ │ │ │ + ldr r2, [pc, #672] @ 80330 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r1, #0 │ │ │ │ - cmn r3, #1 │ │ │ │ str r1, [r2] │ │ │ │ - addne r3, r3, r3, lsl #3 │ │ │ │ - addne r3, r5, r3, lsl #4 │ │ │ │ - movne r2, #1 │ │ │ │ - strne r2, [r3, #2320] @ 0x910 │ │ │ │ - ldr r3, [pc, #508] @ 7cb04 │ │ │ │ + cmn r3, #1 │ │ │ │ + beq 800b4 │ │ │ │ + add r3, r3, r3, lsl #3 │ │ │ │ + mov r2, #1 │ │ │ │ + add r3, r6, r3, lsl #4 │ │ │ │ + str r2, [r3, #2320] @ 0x910 │ │ │ │ + ldr r3, [pc, #632] @ 80334 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #4] │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ + b 7fd8c │ │ │ │ cmp r3, #5 │ │ │ │ - beq 7ca64 │ │ │ │ + beq 80230 │ │ │ │ cmp r3, #6 │ │ │ │ - popne {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - add r3, r4, r4, lsl #3 │ │ │ │ - add r3, r5, r3, lsl #4 │ │ │ │ + bne 7fd8c │ │ │ │ + lsl r4, sl, #3 │ │ │ │ + vldr d17, [pc, #516] @ 802e8 │ │ │ │ + add r3, r4, sl │ │ │ │ + add r3, r6, r3, lsl #4 │ │ │ │ ldr r2, [r3, #2192] @ 0x890 │ │ │ │ - add r3, r3, #2192 @ 0x890 │ │ │ │ - sub r2, r9, r2 │ │ │ │ - vmov s14, r2 │ │ │ │ - vldr s10, [r3, #8] │ │ │ │ - add r3, r3, #8 │ │ │ │ - vcvt.f64.s32 d7, s14 │ │ │ │ - vldr d6, [pc, #360] @ 7cab8 │ │ │ │ - vcvt.f64.s32 d5, s10 │ │ │ │ - lsl r6, r4, #3 │ │ │ │ - vmul.f64 d7, d7, d6 │ │ │ │ - vdiv.f64 d4, d7, d5 │ │ │ │ - vsub.f64 d6, d6, d4 │ │ │ │ - vcvt.f32.f64 s0, d6 │ │ │ │ - bl 80364 │ │ │ │ - add r3, r6, r4 │ │ │ │ - add r3, r5, r3, lsl #4 │ │ │ │ + ldr r3, [r3, #2200] @ 0x898 │ │ │ │ + sub r9, r9, r2 │ │ │ │ + vmov s15, r9 │ │ │ │ + vcvt.f64.s32 d16, s15 │ │ │ │ + vmov s15, r3 │ │ │ │ + vmul.f64 d16, d16, d17 │ │ │ │ + vcvt.f64.s32 d18, s15 │ │ │ │ + vdiv.f64 d0, d16, d18 │ │ │ │ + vsub.f64 d0, d17, d0 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + bl 83e74 │ │ │ │ + add r3, r4, sl │ │ │ │ + add r3, r6, r3, lsl #4 │ │ │ │ add r2, r3, #2256 @ 0x8d0 │ │ │ │ - add r2, r2, #12 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ ldr r0, [r3, #2288] @ 0x8f0 │ │ │ │ + add r2, r2, #12 │ │ │ │ vstr s0, [r2] │ │ │ │ - b 7b684 │ │ │ │ + b 7ff74 │ │ │ │ ldrd r2, [r2, #8] │ │ │ │ - add r0, r5, #144 @ 0x90 │ │ │ │ + add r0, r6, #144 @ 0x90 │ │ │ │ + mov r1, #1 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr sl, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ rsblt r3, r3, #0 │ │ │ │ cmp r2, #0 │ │ │ │ + ldr lr, [sp, #28] │ │ │ │ rsblt r2, r2, #0 │ │ │ │ - sub r3, r7, r3 │ │ │ │ - sub r2, r6, r2 │ │ │ │ - mov r1, #1 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 821e4 │ │ │ │ - add r3, r4, r4, lsl #3 │ │ │ │ - add r7, r5, r3, lsl #4 │ │ │ │ - ldr r2, [r7, #2192] @ 0x890 │ │ │ │ + sub r3, r8, r3 │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + sub r2, r7, r2 │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + add sp, sp, #32 │ │ │ │ + b 85e04 │ │ │ │ + lsl r4, sl, #3 │ │ │ │ + add r0, r4, sl │ │ │ │ + lsl r0, r0, #4 │ │ │ │ + add r7, r6, r0 │ │ │ │ + add r0, r0, #2176 @ 0x880 │ │ │ │ ldr r1, [r7, #2188] @ 0x88c │ │ │ │ - add r0, r7, #2176 @ 0x880 │ │ │ │ - sub r2, r9, r2 │ │ │ │ - sub r1, r8, r1 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 60620 │ │ │ │ add r7, r7, #2272 @ 0x8e0 │ │ │ │ - vldr d6, [r7] │ │ │ │ - lsl r6, r4, #3 │ │ │ │ - add r3, r6, r4 │ │ │ │ - add r3, r5, r3, lsl #4 │ │ │ │ + add r0, r6, r0 │ │ │ │ + ldr r2, [r7, #-80] @ 0xffffffb0 │ │ │ │ + sub r1, r5, r1 │ │ │ │ + sub r2, r9, r2 │ │ │ │ + bl 62da0 │ │ │ │ + vldr d16, [r7] │ │ │ │ + add r3, r4, sl │ │ │ │ + add r3, r6, r3, lsl #4 │ │ │ │ + vldr d18, [pc, #292] @ 802e0 │ │ │ │ add r2, r3, #2272 @ 0x8e0 │ │ │ │ - vldr d5, [r2, #8] │ │ │ │ - ldr r1, [pc, #268] @ 7cb08 │ │ │ │ + ldr r1, [pc, #372] @ 80338 │ │ │ │ + vsub.f64 d16, d0, d16 │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [r1, #24] │ │ │ │ - vsub.f64 d6, d0, d6 │ │ │ │ - vcmpe.f64 d6, #0.0 │ │ │ │ + vcmpe.f64 d16, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - vldrmi d7, [pc, #156] @ 7cab0 │ │ │ │ - vaddmi.f64 d6, d6, d7 │ │ │ │ - vldr d7, [pc, #148] @ 7cab0 │ │ │ │ - vcmpe.f64 d5, d7 │ │ │ │ + vldrmi d17, [pc, #264] @ 802e0 │ │ │ │ + vaddmi.f64 d16, d16, d17 │ │ │ │ + vldr d17, [r2, #8] │ │ │ │ + ldr r2, [r1, #24] │ │ │ │ + vcmpe.f64 d17, d18 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bpl 7cbb4 │ │ │ │ - vldr d7, [r1, #16] │ │ │ │ + bpl 80374 │ │ │ │ + vldr d18, [r1, #16] │ │ │ │ add r3, r3, #2256 @ 0x8d0 │ │ │ │ + vldr d19, [pc, #244] @ 802f0 │ │ │ │ vldr s0, [r3, #12] │ │ │ │ - vldr d4, [pc, #136] @ 7cac0 │ │ │ │ - vsub.f64 d3, d6, d7 │ │ │ │ - vcmpe.f64 d3, d4 │ │ │ │ + vsub.f64 d20, d16, d18 │ │ │ │ + vcmpe.f64 d20, d19 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble 7cbd4 │ │ │ │ + ble 80394 │ │ │ │ cmp r2, #0 │ │ │ │ - vldreq s0, [pc, #120] @ 7cac8 │ │ │ │ - moveq r3, #1 │ │ │ │ - streq r3, [r1, #24] │ │ │ │ - ldr r3, [pc, #176] @ 7cb0c │ │ │ │ + bne 80220 │ │ │ │ + vldr s0, [pc, #220] @ 802f8 │ │ │ │ + mov r3, #1 │ │ │ │ + str r3, [r1, #24] │ │ │ │ + ldr r3, [pc, #276] @ 8033c │ │ │ │ add r3, pc, r3 │ │ │ │ - vstr d6, [r3, #16] │ │ │ │ - b 7c964 │ │ │ │ - add r3, r4, r4, lsl #3 │ │ │ │ - add r3, r5, r3, lsl #4 │ │ │ │ + vstr d16, [r3, #16] │ │ │ │ + b 80114 │ │ │ │ + lsl r4, sl, #3 │ │ │ │ + vldr d18, [pc, #172] @ 802e8 │ │ │ │ + add r3, r4, sl │ │ │ │ + add r3, r6, r3, lsl #4 │ │ │ │ ldr r2, [r3, #2188] @ 0x88c │ │ │ │ - add r3, r3, #2192 @ 0x890 │ │ │ │ - sub r2, r8, r2 │ │ │ │ - vmov s14, r2 │ │ │ │ - vldr s10, [r3, #4] │ │ │ │ - add r3, r3, #4 │ │ │ │ - vcvt.f64.s32 d7, s14 │ │ │ │ - vldr d6, [pc, #40] @ 7cab8 │ │ │ │ - vcvt.f64.s32 d5, s10 │ │ │ │ - lsl r6, r4, #3 │ │ │ │ - vmul.f64 d7, d7, d6 │ │ │ │ - vdiv.f64 d0, d7, d5 │ │ │ │ + ldr r3, [r3, #2196] @ 0x894 │ │ │ │ + sub r5, r5, r2 │ │ │ │ + vmov s15, r5 │ │ │ │ + vcvt.f64.s32 d16, s15 │ │ │ │ + vmov s15, r3 │ │ │ │ + vmul.f64 d16, d16, d18 │ │ │ │ + vcvt.f64.s32 d17, s15 │ │ │ │ + vdiv.f64 d0, d16, d17 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ - b 7c964 │ │ │ │ - vldr s0, [pc, #28] @ 7cac8 │ │ │ │ - b 7c8a0 │ │ │ │ - nop {0} │ │ │ │ - strbpl r2, [r4], #-3352 @ 0xfffff2e8 │ │ │ │ - @ instruction: 0x401921fb │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subsmi r0, r9, r0 │ │ │ │ - strbpl r2, [r4], #-3352 @ 0xfffff2e8 │ │ │ │ - strdmi r2, [r9], -fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - eoreq r1, ip, r0, ror #26 │ │ │ │ - andeq r1, r0, r4, lsl r6 │ │ │ │ - andseq ip, sp, r8, lsl #23 │ │ │ │ - eoreq r0, sp, r4, lsl sl │ │ │ │ - eoreq fp, ip, r4, asr fp │ │ │ │ - eoreq r0, sp, r8, lsr #19 │ │ │ │ - eoreq fp, ip, r8, ror #21 │ │ │ │ - eoreq r0, sp, ip, lsl r9 │ │ │ │ - eoreq r0, sp, r4, asr #17 │ │ │ │ - mlaeq ip, r4, r9, fp │ │ │ │ - eoreq r0, sp, r8, asr #16 │ │ │ │ - eoreq r0, sp, r8, lsr #15 │ │ │ │ - eoreq fp, ip, ip, asr #17 │ │ │ │ - eoreq r0, sp, r0, lsl #15 │ │ │ │ - eoreq r0, sp, r8, asr r7 │ │ │ │ - eoreq r0, sp, r8, ror #12 │ │ │ │ - eoreq r0, sp, r8, lsl #12 │ │ │ │ + b 80114 │ │ │ │ + vldr s0, [pc, #132] @ 802f8 │ │ │ │ + b 80050 │ │ │ │ ldr r2, [r2, #24] │ │ │ │ cmp r2, #0 │ │ │ │ - bne 7c900 │ │ │ │ - ldr r2, [r4, #2192] @ 0x890 │ │ │ │ - ldr r1, [r4, #2188] @ 0x88c │ │ │ │ + bne 800b4 │ │ │ │ + ldr r1, [r8, #2188] @ 0x88c │ │ │ │ add r3, r3, #2176 @ 0x880 │ │ │ │ add r3, r3, #8 │ │ │ │ - add r0, r5, r3 │ │ │ │ + ldr r2, [r8, #2192] @ 0x890 │ │ │ │ + add r0, r6, r3 │ │ │ │ + sub r1, r5, r1 │ │ │ │ sub r2, r9, r2 │ │ │ │ - sub r1, r8, r1 │ │ │ │ - bl 60620 │ │ │ │ - add r3, r4, #2272 @ 0x8e0 │ │ │ │ - vldr d7, [r3] │ │ │ │ - add r3, r7, r6 │ │ │ │ - add r3, r5, r3, lsl #4 │ │ │ │ + bl 62da0 │ │ │ │ + add r2, r8, #2272 @ 0x8e0 │ │ │ │ + vldr d18, [pc, #60] @ 802e8 │ │ │ │ + add r3, r4, r7 │ │ │ │ + add r3, r6, r3, lsl #4 │ │ │ │ + vldr d16, [r2] │ │ │ │ add r3, r3, #2272 @ 0x8e0 │ │ │ │ - vldr d5, [r3, #8] │ │ │ │ - vsub.f64 d7, d0, d7 │ │ │ │ - vcmpe.f64 d7, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vldrmi d6, [pc, #224] @ 7cc48 │ │ │ │ - vaddmi.f64 d7, d7, d6 │ │ │ │ - vldr d6, [pc, #224] @ 7cc50 │ │ │ │ - vmul.f64 d6, d7, d6 │ │ │ │ - vdiv.f64 d0, d6, d5 │ │ │ │ + vsub.f64 d16, d0, d16 │ │ │ │ + vcmpe.f64 d16, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vldrmi d17, [pc, #20] @ 802e0 │ │ │ │ + vaddmi.f64 d16, d16, d17 │ │ │ │ + vldr d17, [r3, #8] │ │ │ │ + vmul.f64 d16, d16, d18 │ │ │ │ + vdiv.f64 d0, d16, d17 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ - b 7c8a0 │ │ │ │ - ldr r3, [r4, #2192] @ 0x890 │ │ │ │ - vldr d7, [pc, #200] @ 7cc50 │ │ │ │ + b 80050 │ │ │ │ + strbpl r2, [r4], #-3352 @ 0xfffff2e8 │ │ │ │ + @ instruction: 0x401921fb │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subsmi r0, r9, r0 │ │ │ │ + strbpl r2, [r4], #-3352 @ 0xfffff2e8 │ │ │ │ + strdmi r2, [r9], -fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + eoreq lr, sp, r8, lsl r6 │ │ │ │ + andeq r1, r0, r0, lsl #12 │ │ │ │ + andseq fp, lr, r8, lsl #13 │ │ │ │ + ldrdeq sp, [lr], -ip @ │ │ │ │ + eoreq sp, lr, r4, ror r2 │ │ │ │ + strhteq r8, [lr], -r4 │ │ │ │ + eoreq sp, lr, r8, ror #3 │ │ │ │ + eoreq r8, lr, r8, lsr #6 │ │ │ │ + eoreq sp, lr, r4, ror #2 │ │ │ │ + ldrdeq r8, [lr], -ip @ │ │ │ │ + mlaeq lr, r0, r0, sp │ │ │ │ + strdeq ip, [lr], -r8 @ │ │ │ │ + eoreq r8, lr, r8, lsl r1 │ │ │ │ + eoreq ip, lr, ip, asr #31 │ │ │ │ + eoreq ip, lr, r4, lsr #31 │ │ │ │ + mlaeq lr, ip, lr, ip │ │ │ │ + eoreq ip, lr, ip, lsr lr │ │ │ │ + ldr r3, [r8, #2192] @ 0x890 │ │ │ │ + ldr r2, [r8, #2200] @ 0x898 │ │ │ │ + vldr d16, [pc, #192] @ 80410 │ │ │ │ sub r3, r9, r3 │ │ │ │ - vmov s12, r3 │ │ │ │ - add r3, r4, #2192 @ 0x890 │ │ │ │ - vldr s10, [r3, #8] │ │ │ │ - vcvt.f64.s32 d6, s12 │ │ │ │ - add r3, r3, #8 │ │ │ │ - vcvt.f64.s32 d5, s10 │ │ │ │ - vmul.f64 d6, d6, d7 │ │ │ │ - vdiv.f64 d4, d6, d5 │ │ │ │ - vsub.f64 d7, d7, d4 │ │ │ │ - vcvt.f32.f64 s0, d7 │ │ │ │ - b 7c8a0 │ │ │ │ - vldr s0, [pc, #156] @ 7cc58 │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 7ca54 │ │ │ │ - vldr d4, [pc, #136] @ 7cc50 │ │ │ │ - vmul.f64 d4, d6, d4 │ │ │ │ - vdiv.f64 d0, d4, d5 │ │ │ │ + vmov s15, r3 │ │ │ │ + vcvt.f64.s32 d17, s15 │ │ │ │ + vmov s15, r2 │ │ │ │ + vmul.f64 d17, d17, d16 │ │ │ │ + vcvt.f64.s32 d18, s15 │ │ │ │ + vdiv.f64 d0, d17, d18 │ │ │ │ + vsub.f64 d0, d16, d0 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + b 80050 │ │ │ │ + vldr s0, [pc, #156] @ 80418 │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 80220 │ │ │ │ + vldr d18, [pc, #136] @ 80410 │ │ │ │ + vmul.f64 d18, d16, d18 │ │ │ │ + vdiv.f64 d0, d18, d17 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ - b 7ca54 │ │ │ │ - vsub.f64 d3, d7, d6 │ │ │ │ - vcmpe.f64 d3, d4 │ │ │ │ + b 80220 │ │ │ │ + vsub.f64 d20, d18, d16 │ │ │ │ + vcmpe.f64 d20, d19 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble 7cc00 │ │ │ │ + ble 803c0 │ │ │ │ cmp r2, #1 │ │ │ │ - bne 7cbb8 │ │ │ │ - ldr r3, [pc, #108] @ 7cc60 │ │ │ │ + bne 80378 │ │ │ │ + ldr r3, [pc, #108] @ 80420 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #24] │ │ │ │ - b 7cbc0 │ │ │ │ - vcmpe.f64 d5, d7 │ │ │ │ + b 80380 │ │ │ │ + vcmpe.f64 d17, d18 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - blt 7cc2c │ │ │ │ - vcmpe.f64 d5, d6 │ │ │ │ + blt 803f0 │ │ │ │ + vcmpe.f64 d17, d16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bpl 7cbb8 │ │ │ │ + bpl 80378 │ │ │ │ cmp r2, #0 │ │ │ │ - moveq r3, #2 │ │ │ │ - vldreq s0, [pc, #52] @ 7cc5c │ │ │ │ - streq r3, [r1, #24] │ │ │ │ - b 7ca54 │ │ │ │ - bpl 7cbb8 │ │ │ │ - vcmpe.f64 d5, d6 │ │ │ │ + bne 80220 │ │ │ │ + mov r3, #2 │ │ │ │ + vldr s0, [pc, #48] @ 8041c │ │ │ │ + str r3, [r1, #24] │ │ │ │ + b 80220 │ │ │ │ + bpl 80378 │ │ │ │ + vcmpe.f64 d17, d16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - blt 7cbb8 │ │ │ │ + blt 80378 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 7cbb8 │ │ │ │ - b 7cbec │ │ │ │ - strbpl r2, [r4], #-3352 @ 0xfffff2e8 │ │ │ │ - @ instruction: 0x401921fb │ │ │ │ + bne 80378 │ │ │ │ + b 803ac │ │ │ │ + nop {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ subsmi r0, r9, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbcmi r0, r8, #0 │ │ │ │ - eoreq r0, sp, ip, ror #8 │ │ │ │ + eoreq ip, lr, ip, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #3904] @ 0xf40 │ │ │ │ - ldr r2, [pc, #652] @ 7cf08 │ │ │ │ - ldr r3, [pc, #652] @ 7cf0c │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [pc, #648] @ 7cf10 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ + ldr r2, [pc, #672] @ 806ec │ │ │ │ sub sp, sp, #156 @ 0x9c │ │ │ │ subs r9, r0, #0 │ │ │ │ + ldr r3, [pc, #664] @ 806f0 │ │ │ │ + ldr r7, [pc, #664] @ 806f4 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ mov r3, #0 │ │ │ │ - ble 7ce5c │ │ │ │ - ldr r3, [pc, #616] @ 7cf14 │ │ │ │ - ldr sl, [pc, #616] @ 7cf18 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #608] @ 7cf1c │ │ │ │ + ble 8062c │ │ │ │ + ldr r3, [pc, #636] @ 806f8 │ │ │ │ mov fp, #0 │ │ │ │ - add r3, pc, r3 │ │ │ │ sub r5, r1, #4 │ │ │ │ - add sl, pc, sl │ │ │ │ mov r6, fp │ │ │ │ add r8, sp, #24 │ │ │ │ + ldr sl, [pc, #620] @ 806fc │ │ │ │ str fp, [sp, #16] │ │ │ │ - str r3, [sp, #8] │ │ │ │ str r7, [sp, #20] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r3, [pc, #600] @ 80700 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [sp, #8] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - bl 21f74 │ │ │ │ - ldr r1, [r5] │ │ │ │ + bl 21edc │ │ │ │ mov r4, r0 │ │ │ │ - bl 15f304 │ │ │ │ + ldr r1, [r5] │ │ │ │ + bl 16d3d4 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 22b44 <__stat64_time64@plt> │ │ │ │ + bl 22aa0 <__stat64_time64@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - bne 7ce88 │ │ │ │ + bne 8066c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ and r3, r3, #61440 @ 0xf000 │ │ │ │ cmp r3, #16384 @ 0x4000 │ │ │ │ - beq 7ce88 │ │ │ │ + beq 8066c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #6 │ │ │ │ mov r0, #2 │ │ │ │ - bl ab6e0 │ │ │ │ + bl b155c │ │ │ │ mov r1, #46 @ 0x2e │ │ │ │ mov r0, r4 │ │ │ │ - bl 2252c │ │ │ │ + bl 22488 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 7cd90 │ │ │ │ + beq 80560 │ │ │ │ add r7, r0, #1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 240d4 │ │ │ │ + bl 2400c │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - beq 7cd90 │ │ │ │ + beq 80560 │ │ │ │ mov r1, r7 │ │ │ │ - ldr r7, [pc, #448] @ 7cf20 │ │ │ │ + ldr r7, [pc, #468] @ 80704 │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 21800 │ │ │ │ + bl 21768 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 7cd90 │ │ │ │ + beq 80560 │ │ │ │ sub r7, r0, r7 │ │ │ │ tst r7, #3 │ │ │ │ - bne 7cd90 │ │ │ │ + bne 80560 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldrb r3, [r0, r3] │ │ │ │ cmp r3, #47 @ 0x2f │ │ │ │ - beq 7cef0 │ │ │ │ + beq 806d4 │ │ │ │ cmp fp, #0 │ │ │ │ - beq 7cecc │ │ │ │ + beq 806b0 │ │ │ │ mov r1, #28 │ │ │ │ mov r0, #1 │ │ │ │ - bl 25460 │ │ │ │ - mov r1, #47 @ 0x2f │ │ │ │ + bl 2538c │ │ │ │ mov r7, r0 │ │ │ │ + mov r1, #47 @ 0x2f │ │ │ │ mov r0, r4 │ │ │ │ - bl 2252c │ │ │ │ + bl 22488 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 7ceb0 │ │ │ │ + beq 80694 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r0], #1 │ │ │ │ - bl 601dc │ │ │ │ + bl 628e8 │ │ │ │ str r0, [r7, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 601dc │ │ │ │ - str r0, [r7] │ │ │ │ + bl 628e8 │ │ │ │ mov r1, r7 │ │ │ │ + str r0, [r7] │ │ │ │ mov r0, #3 │ │ │ │ - bl 5f55c │ │ │ │ + bl 61b8c │ │ │ │ mov r0, r4 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ add r6, r6, #1 │ │ │ │ cmp r9, r6 │ │ │ │ - bne 7ccdc │ │ │ │ + bne 804ac │ │ │ │ cmp fp, #0 │ │ │ │ ldr r7, [sp, #20] │ │ │ │ - beq 7ce34 │ │ │ │ + beq 80604 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r2 │ │ │ │ - bl 7b384 │ │ │ │ - ldr r3, [pc, #264] @ 7cf24 │ │ │ │ + bl 7e9d8 │ │ │ │ + ldr r3, [pc, #284] @ 80708 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #1116] @ 0x45c │ │ │ │ cmp r3, #1 │ │ │ │ - beq 7cee0 │ │ │ │ - vldr s0, [pc, #212] @ 7cf04 │ │ │ │ + beq 806c4 │ │ │ │ + vldr s0, [pc, #232] @ 806e8 │ │ │ │ mov r0, #1 │ │ │ │ - bl 7b684 │ │ │ │ + bl 7ed4c │ │ │ │ ldr r5, [sp, #16] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 7ce5c │ │ │ │ - ldr r3, [pc, #220] @ 7cf24 │ │ │ │ + beq 8062c │ │ │ │ + ldr r3, [pc, #240] @ 80708 │ │ │ │ ldr r4, [r7, r3] │ │ │ │ ldr r0, [r4, #1084] @ 0x43c │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ mov r0, r5 │ │ │ │ str r5, [r4, #1084] @ 0x43c │ │ │ │ - bl 764b0 │ │ │ │ - ldr r2, [pc, #196] @ 7cf28 │ │ │ │ - ldr r3, [pc, #164] @ 7cf0c │ │ │ │ + bl 79758 │ │ │ │ + ldr r2, [pc, #216] @ 8070c │ │ │ │ + ldr r3, [pc, #184] @ 806f0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 7cf00 │ │ │ │ + bne 806e4 │ │ │ │ add sp, sp, #156 @ 0x9c │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - mov r1, sl │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r0, [sp, #4] │ │ │ │ + mov r1, sl │ │ │ │ mov r2, #5 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r1, #2 │ │ │ │ - mov r3, r4 │ │ │ │ mov r2, r0 │ │ │ │ + mov r3, r4 │ │ │ │ mov r0, r1 │ │ │ │ - bl ab6e0 │ │ │ │ - b 7cde4 │ │ │ │ + bl b155c │ │ │ │ + b 805b4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 21f74 │ │ │ │ + bl 21edc │ │ │ │ str r0, [r7, #4] │ │ │ │ - ldr r0, [pc, #104] @ 7cf2c │ │ │ │ + ldr r0, [pc, #104] @ 80710 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 21f74 │ │ │ │ - b 7cdd4 │ │ │ │ + bl 21edc │ │ │ │ + b 805a4 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #13 │ │ │ │ ldr fp, [r5] │ │ │ │ - bl 5f55c │ │ │ │ - b 7cd98 │ │ │ │ - vldr s0, [pc, #28] @ 7cf04 │ │ │ │ + bl 61b8c │ │ │ │ + b 80568 │ │ │ │ + vldr s0, [pc, #28] @ 806e8 │ │ │ │ mov r0, #2 │ │ │ │ - bl 7b684 │ │ │ │ - b 7ce28 │ │ │ │ + bl 7ed4c │ │ │ │ + b 805f8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ str r4, [sp, #16] │ │ │ │ - b 7cdec │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ + b 805bc │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ andeq r0, r0, r0 │ │ │ │ - eoreq r1, ip, r4, asr #12 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq r1, ip, r0, lsr r6 │ │ │ │ - andseq r7, r5, ip, lsr #5 │ │ │ │ - andseq pc, r5, ip │ │ │ │ - andseq pc, r5, r0 │ │ │ │ - eoreq fp, ip, r8, asr #8 │ │ │ │ - andeq r1, r0, r4, ror #21 │ │ │ │ - eoreq r1, ip, ip, asr r4 │ │ │ │ - andseq r0, r6, r0, asr #7 │ │ │ │ + eoreq sp, sp, r8, ror lr │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eoreq sp, sp, r0, ror lr │ │ │ │ + andseq r5, r6, r4, lsl sp │ │ │ │ + andseq sp, r6, r4, lsl #21 │ │ │ │ + andseq sp, r6, r8, ror #20 │ │ │ │ + eoreq r7, lr, r8, ror ip │ │ │ │ + ldrdeq r1, [r0], -r0 │ │ │ │ + mlaeq sp, ip, ip, sp │ │ │ │ + andseq lr, r6, ip, lsr #28 │ │ │ │ + ldr r0, [pc, #216] @ 807f4 │ │ │ │ clz r3, r2 │ │ │ │ lsr r3, r3, #5 │ │ │ │ cmp r1, #1 │ │ │ │ orrne r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - ldr r3, [pc, #192] @ 7d00c │ │ │ │ - add r3, pc, r3 │ │ │ │ - bxne lr │ │ │ │ - ldr r0, [pc, #184] @ 7d010 │ │ │ │ - sub r1, r2, #268 @ 0x10c │ │ │ │ add r0, pc, r0 │ │ │ │ - sub r1, r1, #1 │ │ │ │ - cmp r1, #37 @ 0x25 │ │ │ │ - bhi 7cf74 │ │ │ │ - ldrb r1, [r0, r1] │ │ │ │ - add pc, pc, r1, lsl #2 │ │ │ │ + beq 80738 │ │ │ │ + bx lr │ │ │ │ + ldr r1, [pc, #184] @ 807f8 │ │ │ │ + sub r3, r2, #268 @ 0x10c │ │ │ │ + sub r3, r3, #1 │ │ │ │ + add r1, pc, r1 │ │ │ │ + cmp r3, #37 @ 0x25 │ │ │ │ + bhi 8075c │ │ │ │ + ldrb r3, [r1, r3] │ │ │ │ + add pc, pc, r3, lsl #2 │ │ │ │ nop {0} │ │ │ │ mov r0, r2 │ │ │ │ - b 57e58 │ │ │ │ + b 59efc │ │ │ │ mov r0, #18 │ │ │ │ - vldr s0, [pc, #128] @ 7d008 │ │ │ │ - b 7b684 │ │ │ │ + vldr s0, [pc, #128] @ 807f0 │ │ │ │ + b 7ed4c │ │ │ │ mov r0, #2 │ │ │ │ - b 7cf80 │ │ │ │ + b 80768 │ │ │ │ mov r0, #4 │ │ │ │ - b 7cf80 │ │ │ │ - ldr r1, [pc, #116] @ 7d014 │ │ │ │ - ldr r1, [r3, r1] │ │ │ │ - ldr r0, [r1, #8] │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 7cf74 │ │ │ │ - ldr r1, [r1, #1116] @ 0x45c │ │ │ │ + b 80768 │ │ │ │ + ldr r3, [pc, #116] @ 807fc │ │ │ │ + ldr r3, [r0, r3] │ │ │ │ + ldr r1, [r3, #8] │ │ │ │ cmp r1, #0 │ │ │ │ - beq 7cf74 │ │ │ │ - ldr r1, [pc, #88] @ 7d018 │ │ │ │ - ldr r3, [r3, r1] │ │ │ │ + beq 8075c │ │ │ │ + ldr r3, [r3, #1116] @ 0x45c │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 8075c │ │ │ │ + ldr r3, [pc, #88] @ 80800 │ │ │ │ + ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #696] @ 0x2b8 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 7cf74 │ │ │ │ - vldr s0, [pc, #52] @ 7d008 │ │ │ │ + beq 8075c │ │ │ │ + vldr s0, [pc, #52] @ 807f0 │ │ │ │ mov r0, #30 │ │ │ │ - b 7b684 │ │ │ │ + b 7ed4c │ │ │ │ mov r0, #1 │ │ │ │ - b 7cf80 │ │ │ │ + b 80768 │ │ │ │ mov r0, #34 @ 0x22 │ │ │ │ - b 7cf80 │ │ │ │ + b 80768 │ │ │ │ mov r0, #36 @ 0x24 │ │ │ │ - b 7cf80 │ │ │ │ + b 80768 │ │ │ │ mov r0, #33 @ 0x21 │ │ │ │ - b 7cf80 │ │ │ │ + b 80768 │ │ │ │ mov r0, #5 │ │ │ │ - b 7cf80 │ │ │ │ + b 80768 │ │ │ │ mov r0, #6 │ │ │ │ - b 7cf80 │ │ │ │ + b 80768 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - eoreq r1, ip, r8, ror r3 │ │ │ │ - andseq ip, sp, r1, lsr r2 │ │ │ │ - andeq r1, r0, r4, ror #21 │ │ │ │ - andeq r1, r0, r4, lsl r6 │ │ │ │ + eoreq sp, sp, r4, lsr #23 │ │ │ │ + mulseq lr, r5, ip │ │ │ │ + ldrdeq r1, [r0], -r0 │ │ │ │ + andeq r1, r0, r0, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r5, [pc, #228] @ 7d118 │ │ │ │ - ldr r3, [pc, #228] @ 7d11c │ │ │ │ + ldr r5, [pc, #256] @ 80924 │ │ │ │ + ldr r3, [pc, #256] @ 80928 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r4, [r5, r3] │ │ │ │ ldr r3, [r4, #208] @ 0xd0 │ │ │ │ cmp r3, #512 @ 0x200 │ │ │ │ - beq 7d08c │ │ │ │ + beq 80898 │ │ │ │ ldr r3, [r4, #212] @ 0xd4 │ │ │ │ cmp r3, #4 │ │ │ │ - popeq {r4, r5, r6, pc} │ │ │ │ - ldr r6, [pc, #196] @ 7d120 │ │ │ │ + beq 80888 │ │ │ │ + ldr r6, [pc, #224] @ 8092c │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ - popeq {r4, r5, r6, pc} │ │ │ │ + beq 80888 │ │ │ │ ldr r3, [r6, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ - beq 7d080 │ │ │ │ + beq 80870 │ │ │ │ ldr r3, [r4, #208] @ 0xd0 │ │ │ │ cmp r3, #128 @ 0x80 │ │ │ │ - beq 7d0a0 │ │ │ │ + beq 808ac │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ add r0, r4, #144 @ 0x90 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - b 83298 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ + add sp, sp, #16 │ │ │ │ + b 86fc8 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov r1, #0 │ │ │ │ - mov r0, r1 │ │ │ │ vmov.f32 s0, #112 @ 0x3f800000 1.0 │ │ │ │ - bl 73a94 │ │ │ │ - b 7d048 │ │ │ │ - ldr r3, [pc, #124] @ 7d124 │ │ │ │ + mov r0, r1 │ │ │ │ + bl 76c74 │ │ │ │ + b 80838 │ │ │ │ + ldr r3, [pc, #124] @ 80930 │ │ │ │ mov r0, #26 │ │ │ │ ldr r5, [r5, r3] │ │ │ │ add r3, r5, #1120 @ 0x460 │ │ │ │ vldr s0, [r3, #8] │ │ │ │ - bl 606b0 │ │ │ │ + bl 62e38 │ │ │ │ add r3, r5, #1120 @ 0x460 │ │ │ │ - vldr s0, [r3, #12] │ │ │ │ - mov r0, #35 @ 0x23 │ │ │ │ add r5, r5, #1136 @ 0x470 │ │ │ │ - bl 606b0 │ │ │ │ + mov r0, #35 @ 0x23 │ │ │ │ + vldr s0, [r3, #12] │ │ │ │ + bl 62e38 │ │ │ │ vldr s0, [r5] │ │ │ │ mov r0, #37 @ 0x25 │ │ │ │ - bl 606b0 │ │ │ │ - ldr r3, [pc, #72] @ 7d128 │ │ │ │ + bl 62e38 │ │ │ │ + ldr r3, [pc, #72] @ 80934 │ │ │ │ ldr r2, [r4, #32] │ │ │ │ + ldr r1, [r4, #36] @ 0x24 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #28] │ │ │ │ - ldr r1, [r4, #36] @ 0x24 │ │ │ │ mov r0, r3 │ │ │ │ - bl 22d0c │ │ │ │ + bl 22c68 │ │ │ │ add r1, r4, #2176 @ 0x880 │ │ │ │ ldr r2, [r4, #2180] @ 0x884 │ │ │ │ - add r1, r1, #8 │ │ │ │ mov r3, r0 │ │ │ │ + add r1, r1, #8 │ │ │ │ add r0, r4, #144 @ 0x90 │ │ │ │ - bl 7f86c │ │ │ │ + bl 832b8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r6, #44] @ 0x2c │ │ │ │ - b 7d080 │ │ │ │ - eoreq r1, ip, ip, lsl #5 │ │ │ │ - andeq r1, r0, r4, lsl r6 │ │ │ │ - eoreq fp, ip, ip, asr #2 │ │ │ │ - andeq r1, r0, r4, ror #21 │ │ │ │ - eoreq pc, ip, r0, lsl #31 │ │ │ │ + b 80870 │ │ │ │ + eoreq sp, sp, ip, lsr #21 │ │ │ │ + andeq r1, r0, r0, lsl #12 │ │ │ │ + eoreq r7, lr, ip, asr r9 │ │ │ │ + ldrdeq r1, [r0], -r0 │ │ │ │ + eoreq ip, lr, r0, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ + strd r4, [sp, #-28]! @ 0xffffffe4 │ │ │ │ sub ip, sp, ip │ │ │ │ - str r0, [ip, #3960] @ 0xf78 │ │ │ │ - ldr r1, [pc, #424] @ 7d2ec │ │ │ │ - ldr r2, [pc, #424] @ 7d2f0 │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + str lr, [sp, #24] │ │ │ │ + str r0, [ip, #3952] @ 0xf70 │ │ │ │ + ldr r1, [pc, #432] @ 80b0c │ │ │ │ + sub sp, sp, #116 @ 0x74 │ │ │ │ + ldr r2, [pc, #428] @ 80b10 │ │ │ │ + ldr r6, [pc, #428] @ 80b14 │ │ │ │ add r1, pc, r1 │ │ │ │ + ldr r3, [pc, #424] @ 80b18 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ - ldr r6, [pc, #416] @ 7d2f4 │ │ │ │ - ldr r3, [pc, #416] @ 7d2f8 │ │ │ │ - sub sp, sp, #116 @ 0x74 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #108] @ 0x6c │ │ │ │ mov r2, #0 │ │ │ │ ldr r4, [r6, r3] │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 24020 │ │ │ │ - ldr r3, [pc, #384] @ 7d2fc │ │ │ │ - add r3, pc, r3 │ │ │ │ + bl 23f58 │ │ │ │ + ldr r3, [pc, #392] @ 80b1c │ │ │ │ cmp r0, #0 │ │ │ │ + add r3, pc, r3 │ │ │ │ str r0, [r3, #28] │ │ │ │ - beq 7d26c │ │ │ │ + beq 80a90 │ │ │ │ + ldmib r4, {r1, r2, r3} │ │ │ │ + mov r7, #7 │ │ │ │ + add r5, r4, #144 @ 0x90 │ │ │ │ ldr r0, [r4, #504] @ 0x1f8 │ │ │ │ - ldrd r2, [r4, #8] │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - ldr r1, [r4, #4] │ │ │ │ str r0, [sp] │ │ │ │ - ldr r0, [pc, #344] @ 7d300 │ │ │ │ - add r5, r4, #144 @ 0x90 │ │ │ │ + ldr r0, [pc, #348] @ 80b20 │ │ │ │ + str r7, [sp, #8] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #12] │ │ │ │ - mov r7, #7 │ │ │ │ moveq r0, #22 │ │ │ │ movne r0, #23 │ │ │ │ str r0, [sp, #4] │ │ │ │ - str r7, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 82a28 │ │ │ │ - ldr r2, [pc, #304] @ 7d304 │ │ │ │ + bl 8670c │ │ │ │ + ldr r2, [pc, #316] @ 80b24 │ │ │ │ + mov r1, r7 │ │ │ │ + mov r0, #2 │ │ │ │ ldr r3, [r4, #144] @ 0x90 │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r0, #2 │ │ │ │ - mov r1, r7 │ │ │ │ - bl ab6e0 │ │ │ │ + bl b155c │ │ │ │ ldr r1, [r4, #56] @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ - bl 81e50 │ │ │ │ - ldr r2, [pc, #272] @ 7d308 │ │ │ │ - ldr r3, [pc, #272] @ 7d30c │ │ │ │ + bl 85a2c │ │ │ │ + ldr r2, [pc, #284] @ 80b28 │ │ │ │ + ldr r3, [pc, #284] @ 80b2c │ │ │ │ + ldr r1, [r4, #144] @ 0x90 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r1, [r4, #144] @ 0x90 │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 81f00 │ │ │ │ + bl 85aec │ │ │ │ mov r0, r5 │ │ │ │ - bl 83580 │ │ │ │ - ldr r2, [pc, #240] @ 7d310 │ │ │ │ - ldr r3, [pc, #240] @ 7d314 │ │ │ │ + bl 87348 │ │ │ │ + ldr r2, [pc, #252] @ 80b30 │ │ │ │ + ldr r3, [pc, #252] @ 80b34 │ │ │ │ + ldr r0, [pc, #252] @ 80b38 │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #248] @ 80b3c │ │ │ │ add r3, pc, r3 │ │ │ │ strd r2, [r4, #236] @ 0xec │ │ │ │ - ldr r0, [pc, #228] @ 7d318 │ │ │ │ - ldr r1, [pc, #228] @ 7d31c │ │ │ │ - ldr r2, [pc, #228] @ 7d320 │ │ │ │ - ldr r3, [pc, #176] @ 7d2f0 │ │ │ │ - add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #236] @ 80b40 │ │ │ │ add r1, pc, r1 │ │ │ │ + ldr r3, [pc, #180] @ 80b10 │ │ │ │ strd r0, [r4, #228] @ 0xe4 │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 7d2e8 │ │ │ │ + bne 80b08 │ │ │ │ add sp, sp, #116 @ 0x74 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ - ldr r2, [pc, #176] @ 7d324 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + add sp, sp, #24 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r3, [pc, #172] @ 80b44 │ │ │ │ mov r5, r0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r2] │ │ │ │ - ldr r1, [r2, #4] │ │ │ │ - add r3, sp, #28 │ │ │ │ - stmia r3!, {r0, r1} │ │ │ │ + mov r1, r0 │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ - mov r0, r3 │ │ │ │ - mov r1, r5 │ │ │ │ - bl 24368 │ │ │ │ - ldr r1, [pc, #136] @ 7d328 │ │ │ │ - ldr r0, [pc, #136] @ 7d32c │ │ │ │ - add r1, pc, r1 │ │ │ │ + add r0, sp, #36 @ 0x24 │ │ │ │ + add r7, sp, #28 │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r3] │ │ │ │ + ldr r9, [r3, #4] │ │ │ │ + strd r8, [sp, #28] │ │ │ │ + bl 242a0 │ │ │ │ + ldr r1, [pc, #132] @ 80b48 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #128] @ 80b4c │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - add r7, sp, #28 │ │ │ │ - mov r2, #80 @ 0x50 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r0 │ │ │ │ + mov r2, #80 @ 0x50 │ │ │ │ mov r0, r7 │ │ │ │ - bl 23e94 │ │ │ │ + bl 23dcc │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, #2 │ │ │ │ - bl 75c04 │ │ │ │ + bl 78e78 │ │ │ │ vmov.f32 s0, #8 @ 0x40400000 3.0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r5 │ │ │ │ - bl 73a94 │ │ │ │ - b 7d188 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq r1, ip, ip, ror r1 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq r1, ip, r8, ror #2 │ │ │ │ - andeq r1, r0, r4, lsl r6 │ │ │ │ - eoreq pc, ip, r8, ror #29 │ │ │ │ - andseq fp, r4, r8, asr #23 │ │ │ │ - andseq lr, r5, r8, asr #22 │ │ │ │ - andeq r1, r0, r0, ror #18 │ │ │ │ - muleq r0, r4, r7 │ │ │ │ - @ instruction: 0xfffffd08 │ │ │ │ - @ instruction: 0xfffffa38 │ │ │ │ - @ instruction: 0xfffffdd4 │ │ │ │ - @ instruction: 0xfffff2f4 │ │ │ │ - eoreq r1, ip, r4, lsl #1 │ │ │ │ - andseq lr, r5, r4, asr #21 │ │ │ │ - andseq lr, r5, r0, asr sl │ │ │ │ - @ instruction: 0x00156cb0 │ │ │ │ + bl 76c74 │ │ │ │ + b 809a0 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eoreq sp, sp, ip, ror #18 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eoreq sp, sp, r0, ror #18 │ │ │ │ + andeq r1, r0, r0, lsl #12 │ │ │ │ + eoreq ip, lr, ip, asr #13 │ │ │ │ + @ instruction: 0x0015a5fc │ │ │ │ + andseq sp, r6, ip, ror r5 │ │ │ │ + andeq r1, r0, ip, asr #18 │ │ │ │ + andeq r1, r0, r0, lsl #15 │ │ │ │ + @ instruction: 0xfffffcd4 │ │ │ │ + @ instruction: 0xfffff9dc │ │ │ │ + @ instruction: 0xfffffdb4 │ │ │ │ + @ instruction: 0xfffff228 │ │ │ │ + eoreq sp, sp, r4, ror r8 │ │ │ │ + andseq sp, r6, r0, ror #9 │ │ │ │ + andseq sp, r6, r8, ror r4 │ │ │ │ + @ instruction: 0x001656dc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r5, [pc, #48] @ 7d378 │ │ │ │ - ldr r4, [pc, #48] @ 7d37c │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - bl 24c8c │ │ │ │ - ldr r3, [pc, #36] @ 7d380 │ │ │ │ + ldr r4, [pc, #60] @ 80bac │ │ │ │ + ldr r5, [pc, #60] @ 80bb0 │ │ │ │ add r4, pc, r4 │ │ │ │ + ldr r0, [r4, #28] │ │ │ │ + bl 24bb8 │ │ │ │ + ldr r3, [pc, #48] @ 80bb4 │ │ │ │ mov r2, #0 │ │ │ │ - str r2, [r5, #28] │ │ │ │ - ldr r0, [r4, r3] │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r2, [r4, #28] │ │ │ │ + ldr r0, [r5, r3] │ │ │ │ add r0, r0, #144 @ 0x90 │ │ │ │ - bl 82fc4 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - b 81dac │ │ │ │ - eoreq pc, ip, r8, lsl sp @ │ │ │ │ - eoreq r0, ip, r8, ror #30 │ │ │ │ - andeq r1, r0, r4, lsl r6 │ │ │ │ - ldr r0, [pc, #220] @ 7d468 │ │ │ │ + bl 86cdc │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ + add sp, sp, #16 │ │ │ │ + b 8597c │ │ │ │ + strdeq ip, [lr], -r0 @ │ │ │ │ + eoreq sp, sp, ip, asr #14 │ │ │ │ + andeq r1, r0, r0, lsl #12 │ │ │ │ + ldr r0, [pc, #240] @ 80cb0 │ │ │ │ mvn ip, #0 │ │ │ │ + ldr r3, [pc, #236] @ 80cb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r3, [pc, #212] @ 7d46c │ │ │ │ str ip, [r0] │ │ │ │ - ldr r0, [pc, #208] @ 7d470 │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r0, [pc, #224] @ 80cb8 │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldr ip, [r0, #1824] @ 0x720 │ │ │ │ ldr r3, [r0, #1828] @ 0x724 │ │ │ │ sub r1, r1, ip │ │ │ │ sub r2, r2, r3 │ │ │ │ orrs r3, r1, r2 │ │ │ │ - bmi 7d44c │ │ │ │ + bmi 80c94 │ │ │ │ ldr r3, [r0, #1540] @ 0x604 │ │ │ │ cmp r3, r1 │ │ │ │ - blt 7d44c │ │ │ │ + blt 80c94 │ │ │ │ ldr r3, [r0, #1544] @ 0x608 │ │ │ │ cmp r3, r2 │ │ │ │ - blt 7d44c │ │ │ │ + blt 80c94 │ │ │ │ add r3, r0, #20480 @ 0x5000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ ldr r5, [r3, #144] @ 0x90 │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ cmp r5, #0 │ │ │ │ addge r3, r0, #20480 @ 0x5000 │ │ │ │ - addge r3, r3, #156 @ 0x9c │ │ │ │ movge ip, #0 │ │ │ │ - blt 7d43c │ │ │ │ + addge r3, r3, #156 @ 0x9c │ │ │ │ + blt 80c78 │ │ │ │ ldr lr, [r3] │ │ │ │ cmp lr, r1 │ │ │ │ - bge 7d42c │ │ │ │ + bge 80c68 │ │ │ │ ldr r4, [r3, #4] │ │ │ │ cmp r4, r2 │ │ │ │ - bge 7d42c │ │ │ │ + bge 80c68 │ │ │ │ ldr r6, [r3, #8] │ │ │ │ add lr, lr, r6 │ │ │ │ cmp lr, r1 │ │ │ │ - ble 7d42c │ │ │ │ + ble 80c68 │ │ │ │ ldr lr, [r3, #12] │ │ │ │ add r4, r4, lr │ │ │ │ cmp r4, r2 │ │ │ │ - bgt 7d458 │ │ │ │ + bgt 80ca0 │ │ │ │ add ip, ip, #1 │ │ │ │ - cmp ip, r5 │ │ │ │ add r3, r3, #144 @ 0x90 │ │ │ │ - ble 7d3f4 │ │ │ │ + cmp ip, r5 │ │ │ │ + ble 80c30 │ │ │ │ add r0, r0, #1808 @ 0x710 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ + ldrd r4, [sp] │ │ │ │ add r0, r0, #8 │ │ │ │ - b 82758 │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ + add sp, sp, #16 │ │ │ │ + b 86428 │ │ │ │ add r0, r0, #1808 @ 0x710 │ │ │ │ add r0, r0, #8 │ │ │ │ - b 82758 │ │ │ │ - ldr r3, [pc, #20] @ 7d474 │ │ │ │ + b 86428 │ │ │ │ + ldr r3, [pc, #20] @ 80cbc │ │ │ │ add r3, pc, r3 │ │ │ │ str ip, [r3] │ │ │ │ - b 7d43c │ │ │ │ - eoreq sl, ip, r8, asr #28 │ │ │ │ - eoreq r0, ip, r4, lsr #30 │ │ │ │ - andeq r1, r0, r4, lsl r6 │ │ │ │ - eoreq sl, ip, r8, ror sp │ │ │ │ + b 80c78 │ │ │ │ + eoreq r7, lr, r0, lsl r6 │ │ │ │ + eoreq sp, sp, r4, lsl #14 │ │ │ │ + andeq r1, r0, r0, lsl #12 │ │ │ │ + eoreq r7, lr, r0, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ - ldr r3, [pc, #368] @ 7d600 │ │ │ │ - ldr r2, [pc, #368] @ 7d604 │ │ │ │ + ldr r3, [pc, #416] @ 80e88 │ │ │ │ + sub sp, sp, #4 │ │ │ │ + ldr r2, [pc, #412] @ 80e8c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3, r2] │ │ │ │ ldr r3, [r4, #2176] @ 0x880 │ │ │ │ cmp r3, #0 │ │ │ │ - popeq {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r3, [pc, #348] @ 7d608 │ │ │ │ + beq 80e6c │ │ │ │ + ldr r3, [pc, #392] @ 80e90 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 7d5d4 │ │ │ │ - ldr r5, [pc, #332] @ 7d60c │ │ │ │ + beq 80e4c │ │ │ │ + ldr r5, [pc, #376] @ 80e94 │ │ │ │ ldr r2, [r4, #1560] @ 0x618 │ │ │ │ - add r5, pc, r5 │ │ │ │ ldr r1, [r4, #1564] @ 0x61c │ │ │ │ + add r5, pc, r5 │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 22d0c │ │ │ │ - ldr r3, [pc, #312] @ 7d610 │ │ │ │ + bl 22c68 │ │ │ │ + ldr r3, [pc, #356] @ 80e98 │ │ │ │ ldr r1, [r5] │ │ │ │ - ldr r2, [pc, r3] │ │ │ │ - cmn r2, #1 │ │ │ │ - beq 7d5a4 │ │ │ │ - add r3, r2, r2, lsl #3 │ │ │ │ - add r3, r4, r3, lsl #4 │ │ │ │ + ldr ip, [pc, r3] │ │ │ │ + cmn ip, #1 │ │ │ │ + beq 80e04 │ │ │ │ + lsl lr, ip, #3 │ │ │ │ movw fp, #20648 @ 0x50a8 │ │ │ │ - ldr r0, [r3, fp] │ │ │ │ ldr r8, [r4, #1708] @ 0x6ac │ │ │ │ - cmp r0, #0 │ │ │ │ - movw r0, #20640 @ 0x50a0 │ │ │ │ - ldr ip, [r3, r0] │ │ │ │ - lsl r5, r2, #3 │ │ │ │ - ble 7d5a4 │ │ │ │ - ldr sl, [pc, #256] @ 7d614 │ │ │ │ + add r3, lr, ip │ │ │ │ + add r3, r4, r3, lsl #4 │ │ │ │ + ldr r2, [r3, fp] │ │ │ │ + cmp r2, #0 │ │ │ │ + movw r2, #20640 @ 0x50a0 │ │ │ │ + ldr r5, [r3, r2] │ │ │ │ + ble 80e04 │ │ │ │ movw r7, #20636 @ 0x509c │ │ │ │ - add sl, pc, sl │ │ │ │ movw r6, #20644 @ 0x50a4 │ │ │ │ + ldr sl, [pc, #292] @ 80e9c │ │ │ │ mvn r9, #65280 @ 0xff00 │ │ │ │ - add r3, r5, r2 │ │ │ │ + add sl, pc, sl │ │ │ │ + add r3, lr, ip │ │ │ │ add r3, r4, r3, lsl #4 │ │ │ │ - ldr r0, [r3, r6] │ │ │ │ - cmp r0, #0 │ │ │ │ - ldr r0, [r3, r7] │ │ │ │ - ble 7d580 │ │ │ │ + ldr r2, [r3, r6] │ │ │ │ + cmp r2, #0 │ │ │ │ + ldr r2, [r3, r7] │ │ │ │ + ble 80de0 │ │ │ │ ldr r3, [r4, #1684] @ 0x694 │ │ │ │ - mla r3, r3, ip, r0 │ │ │ │ + mla r3, r3, r5, r2 │ │ │ │ ldr r3, [r8, r3, lsl #2] │ │ │ │ - orr r2, r3, #-16777216 @ 0xff000000 │ │ │ │ - cmp r2, r9 │ │ │ │ - ldrne r2, [r4, #1540] @ 0x604 │ │ │ │ - mlane r2, r2, ip, r0 │ │ │ │ - add r0, r0, #1 │ │ │ │ - strne r3, [r1, r2, lsl #2] │ │ │ │ - ldr r2, [sl] │ │ │ │ - add r3, r2, r2, lsl #3 │ │ │ │ + orr r0, r3, #-16777216 @ 0xff000000 │ │ │ │ + cmp r0, r9 │ │ │ │ + beq 80db8 │ │ │ │ + ldr r0, [r4, #1540] @ 0x604 │ │ │ │ + mla r0, r0, r5, r2 │ │ │ │ + str r3, [r1, r0, lsl #2] │ │ │ │ + ldr ip, [sl] │ │ │ │ + add r2, r2, #1 │ │ │ │ + lsl lr, ip, #3 │ │ │ │ + add r3, lr, ip │ │ │ │ add r3, r4, r3, lsl #4 │ │ │ │ - ldr lr, [r3, r7] │ │ │ │ + ldr r0, [r3, r7] │ │ │ │ ldr r3, [r3, r6] │ │ │ │ - lsl r5, r2, #3 │ │ │ │ - add r3, lr, r3 │ │ │ │ - cmp r0, r3 │ │ │ │ - blt 7d538 │ │ │ │ - add r3, r5, r2 │ │ │ │ + add r3, r0, r3 │ │ │ │ + cmp r2, r3 │ │ │ │ + blt 80d94 │ │ │ │ + add r3, lr, ip │ │ │ │ + movw r2, #20640 @ 0x50a0 │ │ │ │ add r3, r4, r3, lsl #4 │ │ │ │ - movw r0, #20640 @ 0x50a0 │ │ │ │ - ldr r0, [r3, r0] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r2, [r3, r2] │ │ │ │ ldr r3, [r3, fp] │ │ │ │ - add ip, ip, #1 │ │ │ │ - add r3, r0, r3 │ │ │ │ - cmp ip, r3 │ │ │ │ - blt 7d520 │ │ │ │ - ldr r5, [pc, #108] @ 7d618 │ │ │ │ + add r3, r2, r3 │ │ │ │ + cmp r5, r3 │ │ │ │ + blt 80d7c │ │ │ │ + ldr r5, [pc, #148] @ 80ea0 │ │ │ │ add r0, r4, #1808 @ 0x710 │ │ │ │ - add r5, pc, r5 │ │ │ │ add r0, r0, #8 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - bl 830a8 │ │ │ │ + add r5, pc, r5 │ │ │ │ + str ip, [r5, #8] │ │ │ │ + bl 86dd4 │ │ │ │ mov r3, #0 │ │ │ │ - add r0, r4, #1808 @ 0x710 │ │ │ │ str r3, [r5, #4] │ │ │ │ + add r0, r4, #1808 @ 0x710 │ │ │ │ add r0, r0, #8 │ │ │ │ - pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 83298 │ │ │ │ + add sp, sp, #4 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + ldr lr, [sp, #32] │ │ │ │ + add sp, sp, #36 @ 0x24 │ │ │ │ + b 86fc8 │ │ │ │ ldr r2, [r4, #1884] @ 0x75c │ │ │ │ cmp r2, #0 │ │ │ │ - popeq {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + beq 80e6c │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 7d4b8 │ │ │ │ - add r0, r4, #1808 @ 0x710 │ │ │ │ - add r0, r0, #8 │ │ │ │ - pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 83298 │ │ │ │ - eoreq r0, ip, r0, lsr lr │ │ │ │ - andeq r1, r0, r4, lsl r6 │ │ │ │ - eoreq sl, ip, ip, lsr #26 │ │ │ │ - eoreq pc, ip, r8, asr #23 │ │ │ │ - strdeq sl, [ip], -ip @ │ │ │ │ - eoreq sl, ip, r0, asr #25 │ │ │ │ - eoreq sl, ip, r8, lsr #24 │ │ │ │ + bne 80d14 │ │ │ │ + b 80e24 │ │ │ │ + add sp, sp, #4 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + eoreq sp, sp, r4, ror #11 │ │ │ │ + andeq r1, r0, r0, lsl #12 │ │ │ │ + ldrdeq r7, [lr], -r0 @ │ │ │ │ + eoreq ip, lr, r8, ror #6 │ │ │ │ + eoreq r7, lr, r0, lsr #9 │ │ │ │ + eoreq r7, lr, ip, asr r4 │ │ │ │ + eoreq r7, lr, r4, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ - ldr r0, [pc, #468] @ 7d808 │ │ │ │ - ldr r1, [pc, #468] @ 7d80c │ │ │ │ + ldr r0, [pc, #488] @ 810ac │ │ │ │ + sub sp, sp, #104 @ 0x68 │ │ │ │ + ldr r1, [pc, #484] @ 810b0 │ │ │ │ + ldr r3, [pc, #484] @ 810b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r3, [pc, #464] @ 7d810 │ │ │ │ + ldr r2, [pc, #480] @ 810b8 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ - ldr r2, [pc, #460] @ 7d814 │ │ │ │ - sub sp, sp, #104 @ 0x68 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ mov r1, #0 │ │ │ │ ldr r4, [r3, r2] │ │ │ │ ldr r3, [r4, #2176] @ 0x880 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 7d694 │ │ │ │ - ldr r2, [pc, #424] @ 7d818 │ │ │ │ - ldr r3, [pc, #408] @ 7d80c │ │ │ │ + bne 80f30 │ │ │ │ + ldr r2, [pc, #444] @ 810bc │ │ │ │ + ldr r3, [pc, #428] @ 810b0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 7d784 │ │ │ │ + bne 8102c │ │ │ │ add sp, sp, #104 @ 0x68 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov r5, #0 │ │ │ │ ldr r1, [r4, #1560] @ 0x618 │ │ │ │ mov r0, #1 │ │ │ │ str r5, [r4, #1532] @ 0x5fc │ │ │ │ str r5, [r4, #1536] @ 0x600 │ │ │ │ - bl 25460 │ │ │ │ - ldr r3, [pc, #360] @ 7d81c │ │ │ │ - add r3, pc, r3 │ │ │ │ + bl 2538c │ │ │ │ + ldr r3, [pc, #368] @ 810c0 │ │ │ │ cmp r0, r5 │ │ │ │ - movne r2, r5 │ │ │ │ mov r6, r0 │ │ │ │ + movne r2, r5 │ │ │ │ movne r1, r2 │ │ │ │ + add r3, pc, r3 │ │ │ │ str r0, [r3] │ │ │ │ - beq 7d788 │ │ │ │ - ldr r0, [pc, #332] @ 7d820 │ │ │ │ + beq 81030 │ │ │ │ ldr r3, [r4, #1540] @ 0x604 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [sp, #12] │ │ │ │ + mov r6, #7 │ │ │ │ add r5, r4, #1808 @ 0x710 │ │ │ │ - ldr r0, [r4, #1544] @ 0x608 │ │ │ │ add r5, r5, #8 │ │ │ │ - mov r6, #7 │ │ │ │ + ldr r0, [r4, #1544] @ 0x608 │ │ │ │ str r0, [sp] │ │ │ │ + ldr r0, [pc, #316] @ 810c4 │ │ │ │ + str r6, [sp, #8] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [sp, #12] │ │ │ │ mov r0, #54 @ 0x36 │ │ │ │ str r0, [sp, #4] │ │ │ │ - str r6, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 82a28 │ │ │ │ - ldr r2, [pc, #280] @ 7d824 │ │ │ │ - ldr r3, [r4, #1816] @ 0x718 │ │ │ │ - add r2, pc, r2 │ │ │ │ + bl 8670c │ │ │ │ + ldr r2, [pc, #288] @ 810c8 │ │ │ │ mov r0, #2 │ │ │ │ mov r1, r6 │ │ │ │ - bl ab6e0 │ │ │ │ + ldr r3, [r4, #1816] @ 0x718 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ ldr r1, [r4, #1584] @ 0x630 │ │ │ │ mov r0, r5 │ │ │ │ - bl 81e50 │ │ │ │ - ldr r2, [pc, #248] @ 7d828 │ │ │ │ - ldr r3, [pc, #248] @ 7d82c │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r4, #1900] @ 0x76c │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #236] @ 7d830 │ │ │ │ - ldr r2, [pc, #236] @ 7d834 │ │ │ │ - str r3, [r4, #1904] @ 0x770 │ │ │ │ - ldr r3, [pc, #188] @ 7d80c │ │ │ │ + bl 85a2c │ │ │ │ + ldr r2, [pc, #256] @ 810cc │ │ │ │ + ldr r3, [pc, #256] @ 810d0 │ │ │ │ + ldr r1, [pc, #256] @ 810d4 │ │ │ │ add r2, pc, r2 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r2, [r4, #1904] @ 0x770 │ │ │ │ + mov r2, #1 │ │ │ │ + str r2, [r3, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ - mov r0, #1 │ │ │ │ - str r0, [r1, #4] │ │ │ │ + ldr r2, [pc, #232] @ 810d8 │ │ │ │ + str r1, [r4, #1900] @ 0x76c │ │ │ │ + ldr r3, [pc, #184] @ 810b0 │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 7d784 │ │ │ │ + bne 8102c │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #104 @ 0x68 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - b 82758 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - ldr r2, [pc, #168] @ 7d838 │ │ │ │ - add r3, sp, #20 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r2] │ │ │ │ - ldr r1, [r2, #4] │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ + add sp, sp, #16 │ │ │ │ + b 86428 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + ldr r3, [pc, #164] @ 810dc │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ - stmia r3!, {r0, r1} │ │ │ │ + add r5, sp, #20 │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + strd r0, [sp, #20] │ │ │ │ mov r1, r6 │ │ │ │ - mov r0, r3 │ │ │ │ - bl 24368 │ │ │ │ - ldr r1, [pc, #132] @ 7d83c │ │ │ │ - ldr r0, [pc, #132] @ 7d840 │ │ │ │ - add r1, pc, r1 │ │ │ │ + add r0, sp, #28 │ │ │ │ + bl 242a0 │ │ │ │ + ldr r1, [pc, #128] @ 810e0 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #124] @ 810e4 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - add r5, sp, #20 │ │ │ │ - mov r2, #80 @ 0x50 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r0 │ │ │ │ + mov r2, #80 @ 0x50 │ │ │ │ mov r0, r5 │ │ │ │ - bl 23e94 │ │ │ │ + bl 23dcc │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, #2 │ │ │ │ - bl 75c04 │ │ │ │ - vmov.f32 s0, #8 @ 0x40400000 3.0 │ │ │ │ + bl 78e78 │ │ │ │ mov r1, r6 │ │ │ │ + vmov.f32 s0, #8 @ 0x40400000 3.0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73a94 │ │ │ │ + bl 76c74 │ │ │ │ ldr r1, [r4, #1532] @ 0x5fc │ │ │ │ ldr r2, [r4, #1536] @ 0x600 │ │ │ │ - b 7d6cc │ │ │ │ - eoreq r0, ip, ip, lsl #25 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq r0, ip, r8, ror ip │ │ │ │ - andeq r1, r0, r4, lsl r6 │ │ │ │ - eoreq r0, ip, r0, asr ip │ │ │ │ - ldrdeq pc, [ip], -r8 @ │ │ │ │ - andseq lr, r5, ip, ror #12 │ │ │ │ - andseq lr, r5, r4, asr #12 │ │ │ │ - @ instruction: 0xfffffd40 │ │ │ │ - @ instruction: 0xfffffc44 │ │ │ │ - eoreq sl, ip, r4, lsl #21 │ │ │ │ - eoreq r0, ip, r4, ror fp │ │ │ │ - @ instruction: 0x0015e5dc │ │ │ │ - andseq lr, r5, r8, lsr r5 │ │ │ │ - mulseq r5, r8, r7 │ │ │ │ + b 80f68 │ │ │ │ + eoreq sp, sp, r4, lsl #8 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + strdeq sp, [sp], -r8 @ │ │ │ │ + andeq r1, r0, r0, lsl #12 │ │ │ │ + ldrdeq sp, [sp], -r0 @ │ │ │ │ + eoreq ip, lr, ip, lsr #2 │ │ │ │ + andseq sp, r6, r8 │ │ │ │ + @ instruction: 0x0016cff0 │ │ │ │ + @ instruction: 0xfffffbe0 │ │ │ │ + eoreq r7, lr, r0, lsl #4 │ │ │ │ + @ instruction: 0xfffffcd4 │ │ │ │ + ldrdeq sp, [sp], -ip @ │ │ │ │ + andseq ip, r6, r0, lsl #31 │ │ │ │ + @ instruction: 0x0016cedc │ │ │ │ + andseq r5, r6, r0, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r5, [pc, #52] @ 7d890 │ │ │ │ - ldr r4, [pc, #52] @ 7d894 │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bl 24c8c │ │ │ │ - ldr r3, [pc, #40] @ 7d898 │ │ │ │ + ldr r4, [pc, #64] @ 81148 │ │ │ │ + ldr r5, [pc, #64] @ 8114c │ │ │ │ add r4, pc, r4 │ │ │ │ + ldr r0, [r4] │ │ │ │ + bl 24bb8 │ │ │ │ + ldr r3, [pc, #52] @ 81150 │ │ │ │ mov r2, #0 │ │ │ │ - str r2, [r5] │ │ │ │ - ldr r0, [r4, r3] │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r2, [r4] │ │ │ │ + ldr r0, [r5, r3] │ │ │ │ add r0, r0, #1808 @ 0x710 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 82fc4 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - b 81dac │ │ │ │ - eoreq pc, ip, ip, lsr #16 │ │ │ │ - eoreq r0, ip, r4, asr sl │ │ │ │ - andeq r1, r0, r4, lsl r6 │ │ │ │ + bl 86cdc │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ + add sp, sp, #16 │ │ │ │ + b 8597c │ │ │ │ + eoreq fp, lr, r0, lsl #31 │ │ │ │ + strhteq sp, [sp], -r4 │ │ │ │ + andeq r1, r0, r0, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r4, [pc, #248] @ 7d9ac │ │ │ │ - ldr r3, [pc, #248] @ 7d9b0 │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r5, [r4, r3] │ │ │ │ - ldr r3, [r5, #2176] @ 0x880 │ │ │ │ - cmp r3, #0 │ │ │ │ - popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ + ldr r4, [pc, #284] @ 81294 │ │ │ │ mov r3, r1 │ │ │ │ - ldr r1, [pc, #224] @ 7d9b4 │ │ │ │ + ldr ip, [pc, #280] @ 81298 │ │ │ │ + add r4, pc, r4 │ │ │ │ + ldr r5, [r4, ip] │ │ │ │ + ldr r1, [r5, #2176] @ 0x880 │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 81280 │ │ │ │ + ldr r1, [pc, #260] @ 8129c │ │ │ │ mov r2, r0 │ │ │ │ - ldr r1, [r4, r1] │ │ │ │ ldr r0, [r5, #1832] @ 0x728 │ │ │ │ - ldr r1, [r1] │ │ │ │ + ldr r1, [r4, r1] │ │ │ │ add ip, r0, r2 │ │ │ │ + ldr r1, [r1] │ │ │ │ cmp ip, r1 │ │ │ │ - ble 7d904 │ │ │ │ - ldr r2, [pc, #196] @ 7d9b8 │ │ │ │ + ble 811c8 │ │ │ │ + ldr r2, [pc, #232] @ 812a0 │ │ │ │ sub r1, r1, r0 │ │ │ │ - ldr r2, [r4, r2] │ │ │ │ sub r1, r1, #1 │ │ │ │ + ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ add r2, r1, r2 │ │ │ │ - ldr r1, [pc, #176] @ 7d9bc │ │ │ │ + ldr r1, [pc, #212] @ 812a4 │ │ │ │ ldr r0, [r5, #1836] @ 0x72c │ │ │ │ ldr r1, [r4, r1] │ │ │ │ add ip, r0, r3 │ │ │ │ ldr r1, [r1] │ │ │ │ cmp ip, r1 │ │ │ │ - ble 7d938 │ │ │ │ - ldr r3, [pc, #152] @ 7d9c0 │ │ │ │ + ble 811fc │ │ │ │ + ldr r3, [pc, #188] @ 812a8 │ │ │ │ sub r1, r1, r0 │ │ │ │ - ldr r3, [r4, r3] │ │ │ │ sub r1, r1, #1 │ │ │ │ + ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ add r3, r1, r3 │ │ │ │ - ldr r1, [pc, #132] @ 7d9c4 │ │ │ │ - ldr r6, [pc, #132] @ 7d9c8 │ │ │ │ + ldr r1, [pc, #168] @ 812ac │ │ │ │ + add r6, r5, #1808 @ 0x710 │ │ │ │ + add r6, r6, #8 │ │ │ │ + ldr r7, [pc, #160] @ 812b0 │ │ │ │ + mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - add r7, r5, #1808 @ 0x710 │ │ │ │ + add r7, pc, r7 │ │ │ │ strd r2, [r1, #4] │ │ │ │ - add r7, r7, #8 │ │ │ │ - add r6, pc, r6 │ │ │ │ mov r1, #0 │ │ │ │ - mov r0, r7 │ │ │ │ - str r1, [r6] │ │ │ │ + str r1, [r7] │ │ │ │ mov r1, #1 │ │ │ │ - bl 821e4 │ │ │ │ - ldr r3, [pc, #92] @ 7d9cc │ │ │ │ + bl 85e04 │ │ │ │ + ldr r3, [pc, #128] @ 812b4 │ │ │ │ ldr r1, [r5, #1816] @ 0x718 │ │ │ │ ldr r4, [r4, r3] │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 82728 │ │ │ │ - ldr r1, [r5, #1816] @ 0x718 │ │ │ │ + bl 863e4 │ │ │ │ ldr r0, [r4] │ │ │ │ mov r2, #1 │ │ │ │ - bl 82754 │ │ │ │ - mov r0, r7 │ │ │ │ + ldr r1, [r5, #1816] @ 0x718 │ │ │ │ + bl 86424 │ │ │ │ mov r3, #1 │ │ │ │ + mov r0, r6 │ │ │ │ mov r1, #8 │ │ │ │ - str r3, [r6, #4] │ │ │ │ - bl 826a4 │ │ │ │ - mov r0, r7 │ │ │ │ - pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 82758 │ │ │ │ - eoreq r0, ip, ip, lsl #20 │ │ │ │ - andeq r1, r0, r4, lsl r6 │ │ │ │ - andeq r1, r0, r0, lsr #15 │ │ │ │ - ldrdeq r1, [r0], -r8 │ │ │ │ - andeq r1, r0, r0, ror #11 │ │ │ │ - andeq r1, r0, ip, lsr #12 │ │ │ │ - eoreq pc, ip, r8, asr #14 │ │ │ │ - eoreq sl, ip, r4, lsl #17 │ │ │ │ - muleq r0, r4, r7 │ │ │ │ + str r3, [r7, #4] │ │ │ │ + bl 86330 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + mov r0, r6 │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + ldr lr, [sp, #20] │ │ │ │ + add sp, sp, #24 │ │ │ │ + b 86428 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + eoreq sp, sp, r4, asr r1 │ │ │ │ + andeq r1, r0, r0, lsl #12 │ │ │ │ + andeq r1, r0, ip, lsl #15 │ │ │ │ + andeq r1, r0, r4, asr #15 │ │ │ │ + andeq r1, r0, ip, asr #11 │ │ │ │ + andeq r1, r0, r8, lsl r6 │ │ │ │ + eoreq fp, lr, r8, ror lr │ │ │ │ + eoreq r6, lr, r0, asr #31 │ │ │ │ + andeq r1, r0, r0, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r3, [pc, #188] @ 7daa4 │ │ │ │ - ldr ip, [pc, #188] @ 7daa8 │ │ │ │ + ldr r3, [pc, #232] @ 813c4 │ │ │ │ + ldr ip, [pc, #232] @ 813c8 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r6, [r3, ip] │ │ │ │ - ldr r3, [r6, #2176] @ 0x880 │ │ │ │ + ldr r4, [r3, ip] │ │ │ │ + ldr r3, [r4, #2176] @ 0x880 │ │ │ │ cmp r3, #0 │ │ │ │ - popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r3, [pc, #168] @ 7daac │ │ │ │ - mov r7, r2 │ │ │ │ - ldr r8, [pc, r3] │ │ │ │ - ldr r3, [pc, #160] @ 7dab0 │ │ │ │ - mov ip, r0 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r3, #4] │ │ │ │ - ldr r3, [r3, #8] │ │ │ │ - add r0, r6, #1808 @ 0x710 │ │ │ │ - sub r4, r1, r3 │ │ │ │ - sub r5, ip, r2 │ │ │ │ + bne 81304 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + mov r5, r2 │ │ │ │ + ldr r2, [pc, #188] @ 813cc │ │ │ │ + mov r7, r0 │ │ │ │ + mov lr, r1 │ │ │ │ + add r0, r4, #1808 @ 0x710 │ │ │ │ + ldr r3, [pc, #176] @ 813d0 │ │ │ │ add r0, r0, #8 │ │ │ │ mov r1, #16 │ │ │ │ - bl 826a4 │ │ │ │ - orrs r3, r5, r4 │ │ │ │ - popmi {r4, r5, r6, r7, r8, pc} │ │ │ │ - add r8, r8, r8, lsl #3 │ │ │ │ - add r3, r6, r8, lsl #4 │ │ │ │ - movw r2, #20636 @ 0x509c │ │ │ │ - ldr r2, [r3, r2] │ │ │ │ - cmp r2, r5 │ │ │ │ - popge {r4, r5, r6, r7, r8, pc} │ │ │ │ - movw r1, #20640 @ 0x50a0 │ │ │ │ - ldr r1, [r3, r1] │ │ │ │ - cmp r1, r4 │ │ │ │ - popge {r4, r5, r6, r7, r8, pc} │ │ │ │ - movw r0, #20644 @ 0x50a4 │ │ │ │ - ldr r0, [r3, r0] │ │ │ │ - add r2, r2, r0 │ │ │ │ - cmp r2, r5 │ │ │ │ - pople {r4, r5, r6, r7, r8, pc} │ │ │ │ - movw r2, #20648 @ 0x50a8 │ │ │ │ - ldr r2, [r3, r2] │ │ │ │ - add r1, r1, r2 │ │ │ │ - cmp r1, r4 │ │ │ │ - pople {r4, r5, r6, r7, r8, pc} │ │ │ │ - vmov s15, r7 │ │ │ │ - add r3, r3, #20736 @ 0x5100 │ │ │ │ - pop {r4, r5, r6, r7, r8, lr} │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r6, [r2, #4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r3] │ │ │ │ + sub r6, r7, r6 │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + sub r7, lr, r7 │ │ │ │ + bl 86330 │ │ │ │ + orrs r3, r6, r7 │ │ │ │ + bmi 812f0 │ │ │ │ + add r3, r8, r8, lsl #3 │ │ │ │ + add r4, r4, r3, lsl #4 │ │ │ │ + movw r3, #20636 @ 0x509c │ │ │ │ + ldr r3, [r4, r3] │ │ │ │ + cmp r3, r6 │ │ │ │ + bge 812f0 │ │ │ │ + movw r2, #20640 @ 0x50a0 │ │ │ │ + ldr r2, [r4, r2] │ │ │ │ + cmp r2, r7 │ │ │ │ + bge 812f0 │ │ │ │ + movw r1, #20644 @ 0x50a4 │ │ │ │ + ldr r1, [r4, r1] │ │ │ │ + add r3, r3, r1 │ │ │ │ + cmp r3, r6 │ │ │ │ + ble 812f0 │ │ │ │ + movw r3, #20648 @ 0x50a8 │ │ │ │ + ldr r3, [r4, r3] │ │ │ │ + add r2, r2, r3 │ │ │ │ + cmp r2, r7 │ │ │ │ + ble 812f0 │ │ │ │ + vmov s15, r5 │ │ │ │ + add r4, r4, #20736 @ 0x5100 │ │ │ │ + ldr r0, [r4] │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + ldr lr, [sp, #20] │ │ │ │ vcvt.f32.s32 s0, s15 │ │ │ │ - ldr r0, [r3] │ │ │ │ - b 7b684 │ │ │ │ - ldrdeq r0, [ip], -r8 @ │ │ │ │ - andeq r1, r0, r4, lsl r6 │ │ │ │ - ldrdeq sl, [ip], -r0 @ │ │ │ │ - eoreq pc, ip, r8, ror r6 @ │ │ │ │ + add sp, sp, #24 │ │ │ │ + b 7ed4c │ │ │ │ + strdeq ip, [sp], -r4 @ │ │ │ │ + andeq r1, r0, r0, lsl #12 │ │ │ │ + eoreq fp, lr, r4, ror #26 │ │ │ │ + eoreq r6, lr, r8, lsr #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + strd r4, [sp, #-32]! @ 0xffffffe0 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + str sl, [sp, #24] │ │ │ │ + str lr, [sp, #28] │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r3, [pc, #1140] @ 7df48 │ │ │ │ + mov r7, r3 │ │ │ │ + ldr r3, [pc, #1252] @ 818e8 │ │ │ │ mov r9, r2 │ │ │ │ - ldr r2, [pc, #1136] @ 7df4c │ │ │ │ + mov r5, r1 │ │ │ │ + ldr r2, [pc, #1244] @ 818ec │ │ │ │ + ldr r8, [sp, #32] │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r5, [r3, r2] │ │ │ │ - ldr r7, [sp, #32] │ │ │ │ - add r3, r5, #8192 @ 0x2000 │ │ │ │ + ldr r6, [r3, r2] │ │ │ │ + add r3, r6, #8192 @ 0x2000 │ │ │ │ ldr r3, [r3, #3208] @ 0xc88 │ │ │ │ - mov r8, r1 │ │ │ │ cmp r3, #0 │ │ │ │ - blt 7de70 │ │ │ │ - add ip, r5, #11392 @ 0x2c80 │ │ │ │ - add ip, ip, #20 │ │ │ │ + blt 817c4 │ │ │ │ + add ip, r6, #11392 @ 0x2c80 │ │ │ │ mov r4, #0 │ │ │ │ + add ip, ip, #20 │ │ │ │ ldr lr, [ip, #132] @ 0x84 │ │ │ │ cmp lr, #0 │ │ │ │ - beq 7db48 │ │ │ │ + beq 81478 │ │ │ │ ldr lr, [ip] │ │ │ │ - cmp lr, r8 │ │ │ │ - bge 7db48 │ │ │ │ + cmp lr, r5 │ │ │ │ + bge 81478 │ │ │ │ ldr r2, [ip, #4] │ │ │ │ cmp r2, r9 │ │ │ │ - bge 7db48 │ │ │ │ + bge 81478 │ │ │ │ ldr r1, [ip, #8] │ │ │ │ add lr, lr, r1 │ │ │ │ - cmp lr, r8 │ │ │ │ - ble 7db48 │ │ │ │ + cmp lr, r5 │ │ │ │ + ble 81478 │ │ │ │ ldr r1, [ip, #12] │ │ │ │ add r2, r2, r1 │ │ │ │ cmp r2, r9 │ │ │ │ - bgt 7db5c │ │ │ │ + bgt 8148c │ │ │ │ add r4, r4, #1 │ │ │ │ - cmp r4, r3 │ │ │ │ add ip, ip, #144 @ 0x90 │ │ │ │ - ble 7db04 │ │ │ │ + cmp r4, r3 │ │ │ │ + ble 81434 │ │ │ │ mvn r4, #0 │ │ │ │ cmp r0, #129 @ 0x81 │ │ │ │ - beq 7ddb0 │ │ │ │ + beq 81704 │ │ │ │ cmp r0, #129 @ 0x81 │ │ │ │ - bgt 7db98 │ │ │ │ + bgt 81504 │ │ │ │ sub r0, r0, #1 │ │ │ │ cmp r0, #4 │ │ │ │ - pophi {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldr r3, [pc, #976] @ 7df50 │ │ │ │ + bhi 814ec │ │ │ │ + ldr r3, [pc, #1088] @ 818f0 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r0, #4 │ │ │ │ - bhi 7db94 │ │ │ │ + bhi 814ec │ │ │ │ ldrb r0, [r3, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ nop {0} │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ + vmov.f32 s15, #132 @ 0xc0200000 -2.5 │ │ │ │ + cmn r4, #1 │ │ │ │ + beq 814ec │ │ │ │ + add r4, r4, r4, lsl #3 │ │ │ │ + movw r3, #11408 @ 0x2c90 │ │ │ │ + add r4, r6, r4, lsl #4 │ │ │ │ + ldr r3, [r4, r3] │ │ │ │ + sub r3, r3, #5 │ │ │ │ + cmp r3, #2 │ │ │ │ + bls 8180c │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldr sl, [sp, #24] │ │ │ │ + add sp, sp, #28 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ cmp r0, #131 @ 0x83 │ │ │ │ - beq 7dda0 │ │ │ │ + beq 816e0 │ │ │ │ cmp r0, #255 @ 0xff │ │ │ │ - beq 7dbc4 │ │ │ │ + beq 81544 │ │ │ │ cmp r0, #130 @ 0x82 │ │ │ │ - popne {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - mov r1, r7 │ │ │ │ - mov r0, r6 │ │ │ │ + bne 814ec │ │ │ │ + ldrd r4, [sp] │ │ │ │ + mov r1, r8 │ │ │ │ + mov r0, r7 │ │ │ │ mov r2, #0 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 7d9d0 │ │ │ │ - ldr r3, [pc, #904] @ 7df54 │ │ │ │ - ldr r2, [pc, #904] @ 7df58 │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldr sl, [sp, #24] │ │ │ │ + ldr lr, [sp, #28] │ │ │ │ + add sp, sp, #32 │ │ │ │ + b 812b8 │ │ │ │ + ldr r3, [pc, #936] @ 818f4 │ │ │ │ + ldr r2, [pc, #936] @ 818f8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r4, [pc, r2] │ │ │ │ + ldr sl, [pc, r2] │ │ │ │ cmp r3, #7 │ │ │ │ - beq 7df80 │ │ │ │ - bgt 7defc │ │ │ │ + beq 8191c │ │ │ │ + bgt 8188c │ │ │ │ cmp r3, #5 │ │ │ │ - beq 7deb8 │ │ │ │ + beq 81848 │ │ │ │ cmp r3, #6 │ │ │ │ - popne {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - add r3, r4, r4, lsl #3 │ │ │ │ - add r3, r5, r3, lsl #4 │ │ │ │ - movw r2, #11416 @ 0x2c98 │ │ │ │ - ldr r2, [r3, r2] │ │ │ │ - vldr d6, [pc, #812] @ 7df38 │ │ │ │ - sub r2, r9, r2 │ │ │ │ - vmov s14, r2 │ │ │ │ + bne 814ec │ │ │ │ + lsl r4, sl, #3 │ │ │ │ movw r2, #11424 @ 0x2ca0 │ │ │ │ - add r3, r3, r2 │ │ │ │ - vcvt.f64.s32 d7, s14 │ │ │ │ - vldr s10, [r3] │ │ │ │ - lsl r6, r4, #3 │ │ │ │ - vcvt.f64.s32 d5, s10 │ │ │ │ - vmul.f64 d7, d7, d6 │ │ │ │ - vdiv.f64 d4, d7, d5 │ │ │ │ - vsub.f64 d6, d6, d4 │ │ │ │ - vcvt.f32.f64 s0, d6 │ │ │ │ - bl 80364 │ │ │ │ - add r3, r6, r4 │ │ │ │ - add r3, r5, r3, lsl #4 │ │ │ │ - add r2, r3, #11456 @ 0x2cc0 │ │ │ │ + vldr d17, [pc, #852] @ 818d8 │ │ │ │ + add r3, r4, sl │ │ │ │ + add r3, r6, r3, lsl #4 │ │ │ │ + ldr r2, [r3, r2] │ │ │ │ + vmov s15, r2 │ │ │ │ + movw r2, #11416 @ 0x2c98 │ │ │ │ + ldr r3, [r3, r2] │ │ │ │ + sub r9, r9, r3 │ │ │ │ + vcvt.f64.s32 d18, s15 │ │ │ │ + vmov s15, r9 │ │ │ │ + vcvt.f64.s32 d16, s15 │ │ │ │ + vmul.f64 d16, d16, d17 │ │ │ │ + vdiv.f64 d0, d16, d18 │ │ │ │ + vsub.f64 d0, d17, d0 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + bl 83e74 │ │ │ │ + add r3, r4, sl │ │ │ │ movw r1, #11512 @ 0x2cf8 │ │ │ │ - add r2, r2, #36 @ 0x24 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + add r3, r6, r3, lsl #4 │ │ │ │ + add r2, r3, #11456 @ 0x2cc0 │ │ │ │ ldr r0, [r3, r1] │ │ │ │ + add r2, r2, #36 @ 0x24 │ │ │ │ vstr s0, [r2] │ │ │ │ - b 7b684 │ │ │ │ + b 8182c │ │ │ │ mov r1, #0 │ │ │ │ movw r0, #1013 @ 0x3f5 │ │ │ │ - bl 61db8 │ │ │ │ - ldr r3, [pc, #744] @ 7df5c │ │ │ │ + bl 64674 │ │ │ │ + ldr r3, [pc, #780] @ 818fc │ │ │ │ cmn r4, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r4, [r3] │ │ │ │ - popeq {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - add r2, r4, r4, lsl #3 │ │ │ │ - add r7, r5, r2, lsl #4 │ │ │ │ - ldr r0, [pc, #720] @ 7df60 │ │ │ │ - movw r1, #11408 @ 0x2c90 │ │ │ │ - ldr r3, [r7, r1] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r3, [r0] │ │ │ │ - cmp r3, #7 │ │ │ │ - mov r0, #2 │ │ │ │ - movw r3, #11544 @ 0x2d18 │ │ │ │ - lsl r6, r4, #3 │ │ │ │ - lsl r2, r2, #4 │ │ │ │ - str r0, [r7, r3] │ │ │ │ - popne {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - add r2, r2, r1 │ │ │ │ + beq 814ec │ │ │ │ + lsl r8, r4, #3 │ │ │ │ + movw r1, #11544 @ 0x2d18 │ │ │ │ + mov ip, #2 │ │ │ │ + ldr r2, [pc, #752] @ 81900 │ │ │ │ + movw r0, #11408 @ 0x2c90 │ │ │ │ + add r3, r8, r4 │ │ │ │ + lsl r3, r3, #4 │ │ │ │ + add r7, r6, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str ip, [r7, r1] │ │ │ │ + ldr r1, [r7, r0] │ │ │ │ + cmp r1, #7 │ │ │ │ + str r1, [r2] │ │ │ │ + bne 814ec │ │ │ │ + add r0, r3, r0 │ │ │ │ movw r3, #11416 @ 0x2c98 │ │ │ │ - add r0, r5, r2 │ │ │ │ ldr r2, [r7, r3] │ │ │ │ movw r3, #11412 @ 0x2c94 │ │ │ │ + add r0, r6, r0 │ │ │ │ ldr r1, [r7, r3] │ │ │ │ + add r7, r7, #11456 @ 0x2cc0 │ │ │ │ sub r2, r9, r2 │ │ │ │ - sub r1, r8, r1 │ │ │ │ - bl 60620 │ │ │ │ - add r3, r7, #11456 @ 0x2cc0 │ │ │ │ - vldr d7, [r3, #40] @ 0x28 │ │ │ │ - add r3, r6, r4 │ │ │ │ - add r3, r5, r3, lsl #4 │ │ │ │ + sub r1, r5, r1 │ │ │ │ + bl 62da0 │ │ │ │ + vldr d16, [r7, #40] @ 0x28 │ │ │ │ + add r3, r8, r4 │ │ │ │ + add r3, r6, r3, lsl #4 │ │ │ │ + ldr r2, [pc, #660] @ 81904 │ │ │ │ add r3, r3, #11456 @ 0x2cc0 │ │ │ │ - ldr r2, [pc, #620] @ 7df64 │ │ │ │ + vsub.f64 d16, d0, d16 │ │ │ │ add r2, pc, r2 │ │ │ │ - vsub.f64 d7, d0, d7 │ │ │ │ - vcmpe.f64 d7, #0.0 │ │ │ │ + vcmpe.f64 d16, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - vldrmi d6, [pc, #564] @ 7df40 │ │ │ │ - vaddmi.f64 d7, d7, d6 │ │ │ │ - vldr d6, [r3, #48] @ 0x30 │ │ │ │ - vcmpe.f64 d6, d7 │ │ │ │ - vstr d7, [r2, #8] │ │ │ │ + vldrmi d17, [pc, #600] @ 818e0 │ │ │ │ + vaddmi.f64 d16, d16, d17 │ │ │ │ + vldr d17, [r3, #48] @ 0x30 │ │ │ │ + vcmpe.f64 d17, d16 │ │ │ │ + vstr d16, [r2, #8] │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ movge r3, #0 │ │ │ │ movlt r3, #3 │ │ │ │ str r3, [r2, #16] │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ + b 814ec │ │ │ │ mov r1, #0 │ │ │ │ movw r0, #1013 @ 0x3f5 │ │ │ │ - bl 61db8 │ │ │ │ - mov r1, r7 │ │ │ │ - mov r0, r6 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 7d89c │ │ │ │ - vmov.f32 s15, #132 @ 0xc0200000 -2.5 │ │ │ │ - cmn r4, #1 │ │ │ │ - popeq {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - add r4, r4, r4, lsl #3 │ │ │ │ - add r4, r5, r4, lsl #4 │ │ │ │ - movw r3, #11408 @ 0x2c90 │ │ │ │ - ldr r3, [r4, r3] │ │ │ │ - sub r3, r3, #5 │ │ │ │ - cmp r3, #2 │ │ │ │ - pophi {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - add r5, r4, #11456 @ 0x2cc0 │ │ │ │ - vldr s0, [r5, #36] @ 0x24 │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - vadd.f32 s0, s15, s0 │ │ │ │ - bl 80364 │ │ │ │ - movw r3, #11512 @ 0x2cf8 │ │ │ │ - ldr r0, [r4, r3] │ │ │ │ - vstr s0, [r5] │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 7b684 │ │ │ │ + bl 64674 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + mov r1, r8 │ │ │ │ + mov r0, r7 │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldr sl, [sp, #24] │ │ │ │ + ldr lr, [sp, #28] │ │ │ │ + add sp, sp, #32 │ │ │ │ + b 81154 │ │ │ │ vmov.f32 s15, #4 @ 0x40200000 2.5 │ │ │ │ - b 7dd4c │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + b 814c8 │ │ │ │ + ldrd r4, [sp] │ │ │ │ mov r1, #2 │ │ │ │ mov r0, #1012 @ 0x3f4 │ │ │ │ - b 61db8 │ │ │ │ - ldr r2, [pc, #432] @ 7df68 │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldr sl, [sp, #24] │ │ │ │ + ldr lr, [sp, #28] │ │ │ │ + add sp, sp, #32 │ │ │ │ + b 64674 │ │ │ │ + ldr r2, [pc, #508] @ 81908 │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r6, [r2] │ │ │ │ - cmn r6, #1 │ │ │ │ - beq 7dea4 │ │ │ │ - add r3, r6, r6, lsl #3 │ │ │ │ + ldr r7, [r2] │ │ │ │ + cmn r7, #1 │ │ │ │ + beq 817f8 │ │ │ │ cmn r4, #1 │ │ │ │ + lsl r4, r7, #3 │ │ │ │ movw r1, #11544 @ 0x2d18 │ │ │ │ - add r4, r5, r3, lsl #4 │ │ │ │ mov r0, #1 │ │ │ │ + add r3, r4, r7 │ │ │ │ lsl r3, r3, #4 │ │ │ │ - lsl r7, r6, #3 │ │ │ │ - str r0, [r4, r1] │ │ │ │ - beq 7dea4 │ │ │ │ - ldr r1, [pc, #380] @ 7df6c │ │ │ │ + add r8, r6, r3 │ │ │ │ + str r0, [r8, r1] │ │ │ │ + beq 817f8 │ │ │ │ + ldr r1, [pc, #456] @ 8190c │ │ │ │ mvn r0, #0 │ │ │ │ - add r1, pc, r1 │ │ │ │ str r0, [r2] │ │ │ │ + add r1, pc, r1 │ │ │ │ ldr r2, [r1] │ │ │ │ cmp r2, #6 │ │ │ │ - beq 7e0b4 │ │ │ │ + beq 81a5c │ │ │ │ cmp r2, #7 │ │ │ │ - beq 7e040 │ │ │ │ + beq 819e8 │ │ │ │ cmp r2, #5 │ │ │ │ - bne 7e038 │ │ │ │ + bne 819e0 │ │ │ │ movw r3, #11412 @ 0x2c94 │ │ │ │ - ldr r3, [r4, r3] │ │ │ │ - vldr d7, [pc, #276] @ 7df38 │ │ │ │ - sub r3, r8, r3 │ │ │ │ - vmov s12, r3 │ │ │ │ + vldr d17, [pc, #356] @ 818d8 │ │ │ │ + ldr r3, [r8, r3] │ │ │ │ + sub r3, r5, r3 │ │ │ │ + vmov s15, r3 │ │ │ │ movw r3, #11420 @ 0x2c9c │ │ │ │ - add r3, r4, r3 │ │ │ │ - vcvt.f64.s32 d6, s12 │ │ │ │ - vldr s10, [r3] │ │ │ │ - vcvt.f64.s32 d5, s10 │ │ │ │ - vmul.f64 d6, d6, d7 │ │ │ │ - vdiv.f64 d0, d6, d5 │ │ │ │ + ldr r3, [r8, r3] │ │ │ │ + vcvt.f64.s32 d16, s15 │ │ │ │ + vmov s15, r3 │ │ │ │ + vmul.f64 d16, d16, d17 │ │ │ │ + vcvt.f64.s32 d17, s15 │ │ │ │ + vdiv.f64 d0, d16, d17 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ - add r3, r7, r6 │ │ │ │ - add r3, r5, r3, lsl #4 │ │ │ │ + add r3, r4, r7 │ │ │ │ movw r2, #11512 @ 0x2cf8 │ │ │ │ + add r3, r6, r3, lsl #4 │ │ │ │ ldr r0, [r3, r2] │ │ │ │ - bl 7b684 │ │ │ │ - ldr r3, [pc, #268] @ 7df70 │ │ │ │ + bl 7ed4c │ │ │ │ + ldr r3, [pc, #344] @ 81910 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3] │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ + b 814ec │ │ │ │ cmp r0, #129 @ 0x81 │ │ │ │ mvnne r4, #0 │ │ │ │ - bne 7db64 │ │ │ │ - ldr r3, [pc, #240] @ 7df74 │ │ │ │ + bne 81494 │ │ │ │ + ldr r3, [pc, #316] @ 81914 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmn r3, #1 │ │ │ │ - beq 7dea4 │ │ │ │ + beq 817f8 │ │ │ │ add r3, r3, r3, lsl #3 │ │ │ │ - add r3, r5, r3, lsl #4 │ │ │ │ movw r2, #11544 @ 0x2d18 │ │ │ │ mov r1, #1 │ │ │ │ + add r3, r6, r3, lsl #4 │ │ │ │ str r1, [r3, r2] │ │ │ │ - ldr r3, [pc, #204] @ 7df78 │ │ │ │ + ldr r3, [pc, #280] @ 81918 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3] │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - add r3, r4, r4, lsl #3 │ │ │ │ - add r3, r5, r3, lsl #4 │ │ │ │ - movw r2, #11412 @ 0x2c94 │ │ │ │ - ldr r2, [r3, r2] │ │ │ │ - vldr d6, [pc, #104] @ 7df38 │ │ │ │ - sub r2, r8, r2 │ │ │ │ - vmov s14, r2 │ │ │ │ + b 814ec │ │ │ │ + add r5, r4, #11456 @ 0x2cc0 │ │ │ │ + add r5, r5, #36 @ 0x24 │ │ │ │ + vldr s0, [r5] │ │ │ │ + vadd.f32 s0, s15, s0 │ │ │ │ + bl 83e74 │ │ │ │ + movw r3, #11512 @ 0x2cf8 │ │ │ │ + vstr s0, [r5] │ │ │ │ + ldr r0, [r4, r3] │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldr sl, [sp, #24] │ │ │ │ + ldr lr, [sp, #28] │ │ │ │ + add sp, sp, #32 │ │ │ │ + b 7ed4c │ │ │ │ + lsl r4, sl, #3 │ │ │ │ movw r2, #11420 @ 0x2c9c │ │ │ │ - add r3, r3, r2 │ │ │ │ - vcvt.f64.s32 d7, s14 │ │ │ │ - vldr s10, [r3] │ │ │ │ - lsl r6, r4, #3 │ │ │ │ - vcvt.f64.s32 d5, s10 │ │ │ │ - vmul.f64 d7, d7, d6 │ │ │ │ - vdiv.f64 d0, d7, d5 │ │ │ │ + vldr d18, [pc, #128] @ 818d8 │ │ │ │ + add r3, r4, sl │ │ │ │ + add r3, r6, r3, lsl #4 │ │ │ │ + ldr r2, [r3, r2] │ │ │ │ + vmov s15, r2 │ │ │ │ + movw r2, #11412 @ 0x2c94 │ │ │ │ + ldr r3, [r3, r2] │ │ │ │ + sub r5, r5, r3 │ │ │ │ + vcvt.f64.s32 d17, s15 │ │ │ │ + vmov s15, r5 │ │ │ │ + vcvt.f64.s32 d16, s15 │ │ │ │ + vmul.f64 d16, d16, d18 │ │ │ │ + vdiv.f64 d0, d16, d17 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ - b 7dc38 │ │ │ │ + b 815b8 │ │ │ │ cmp r3, #101 @ 0x65 │ │ │ │ - popne {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldr r3, [r5, #2176] @ 0x880 │ │ │ │ + bne 814ec │ │ │ │ + ldr r3, [r6, #2176] @ 0x880 │ │ │ │ cmp r3, #0 │ │ │ │ - popeq {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldr lr, [r5, #1904] @ 0x770 │ │ │ │ + beq 814ec │ │ │ │ + ldr lr, [r6, #1904] @ 0x770 │ │ │ │ mov r3, #0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r1, r6 │ │ │ │ - mov ip, lr │ │ │ │ - str r3, [sp, #32] │ │ │ │ + mov r2, r8 │ │ │ │ + mov r1, r7 │ │ │ │ mov r0, r3 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + str r3, [sp, #32] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + mov ip, lr │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldr sl, [sp, #24] │ │ │ │ + ldr lr, [sp, #28] │ │ │ │ + add sp, sp, #32 │ │ │ │ bx ip │ │ │ │ - nop {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ subsmi r0, r9, r0 │ │ │ │ strbpl r2, [r4], #-3352 @ 0xfffff2e8 │ │ │ │ @ instruction: 0x401921fb │ │ │ │ - eoreq r0, ip, r8, ror #15 │ │ │ │ - andeq r1, r0, r4, lsl r6 │ │ │ │ - andseq fp, sp, r3, lsr r6 │ │ │ │ - eoreq pc, ip, ip, asr #9 │ │ │ │ - eoreq sl, ip, ip, lsl #12 │ │ │ │ - eoreq sl, ip, ip, ror #10 │ │ │ │ - eoreq pc, ip, r4, lsl #8 │ │ │ │ - eoreq pc, ip, r4, lsr #7 │ │ │ │ - eoreq sl, ip, ip, lsr #8 │ │ │ │ - eoreq pc, ip, r8, lsr #5 │ │ │ │ - eoreq pc, ip, r4, lsr r2 @ │ │ │ │ - eoreq sl, ip, r0, ror #6 │ │ │ │ - eoreq pc, ip, ip, ror #3 │ │ │ │ - eoreq pc, ip, ip, asr #1 │ │ │ │ - add r3, r4, r4, lsl #3 │ │ │ │ - add r7, r5, r3, lsl #4 │ │ │ │ - movw r3, #11416 @ 0x2c98 │ │ │ │ - ldr r2, [r7, r3] │ │ │ │ + eoreq ip, sp, r0, asr #29 │ │ │ │ + andeq r1, r0, r0, lsl #12 │ │ │ │ + andseq r9, lr, r3, asr pc │ │ │ │ + eoreq fp, lr, ip, asr #22 │ │ │ │ + eoreq r6, lr, ip, lsl #25 │ │ │ │ + strdeq r6, [lr], -r0 @ │ │ │ │ + eoreq fp, lr, ip, ror sl │ │ │ │ + eoreq fp, lr, r4, lsr #20 │ │ │ │ + ldrdeq r6, [lr], -r8 @ │ │ │ │ + eoreq fp, lr, r0, asr r9 │ │ │ │ + eoreq fp, lr, r0, ror #17 │ │ │ │ + eoreq r6, lr, ip, lsl #20 │ │ │ │ + mlaeq lr, r8, r8, fp │ │ │ │ + lsl r4, sl, #3 │ │ │ │ movw r3, #11412 @ 0x2c94 │ │ │ │ + movw r2, #11416 @ 0x2c98 │ │ │ │ + add r0, r4, sl │ │ │ │ + lsl r0, r0, #4 │ │ │ │ + add r7, r6, r0 │ │ │ │ + add r0, r0, #11392 @ 0x2c80 │ │ │ │ ldr r1, [r7, r3] │ │ │ │ - add r0, r7, #11392 @ 0x2c80 │ │ │ │ - sub r2, r9, r2 │ │ │ │ - sub r1, r8, r1 │ │ │ │ add r0, r0, #16 │ │ │ │ - bl 60620 │ │ │ │ + add r0, r6, r0 │ │ │ │ + ldr r2, [r7, r2] │ │ │ │ add r7, r7, #11456 @ 0x2cc0 │ │ │ │ - vldr d6, [r7, #40] @ 0x28 │ │ │ │ - lsl r6, r4, #3 │ │ │ │ - add r3, r6, r4 │ │ │ │ - add r3, r5, r3, lsl #4 │ │ │ │ + sub r1, r5, r1 │ │ │ │ + sub r2, r9, r2 │ │ │ │ + bl 62da0 │ │ │ │ + vldr d16, [r7, #40] @ 0x28 │ │ │ │ + add r3, r4, sl │ │ │ │ + add r3, r6, r3, lsl #4 │ │ │ │ + vldr d18, [pc, #452] @ 81b30 │ │ │ │ add r2, r3, #11456 @ 0x2cc0 │ │ │ │ - vldr d5, [r2, #48] @ 0x30 │ │ │ │ - ldr r1, [pc, #-84] @ 7df7c │ │ │ │ + ldr r1, [pc, #476] @ 81b50 │ │ │ │ + vsub.f64 d16, d0, d16 │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [r1, #16] │ │ │ │ - vsub.f64 d6, d0, d6 │ │ │ │ - vcmpe.f64 d6, #0.0 │ │ │ │ + vcmpe.f64 d16, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - vldrmi d7, [pc, #416] @ 7e188 │ │ │ │ - vaddmi.f64 d6, d6, d7 │ │ │ │ - vldr d7, [pc, #408] @ 7e188 │ │ │ │ - vcmpe.f64 d5, d7 │ │ │ │ + vldrmi d17, [pc, #424] @ 81b30 │ │ │ │ + vaddmi.f64 d16, d16, d17 │ │ │ │ + vldr d17, [r2, #48] @ 0x30 │ │ │ │ + ldr r2, [r1, #16] │ │ │ │ + vcmpe.f64 d17, d18 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bpl 7e0f0 │ │ │ │ - vldr d7, [r1, #8] │ │ │ │ + bpl 81a98 │ │ │ │ + vldr d18, [r1, #8] │ │ │ │ add r3, r3, #11456 @ 0x2cc0 │ │ │ │ + vldr d19, [pc, #396] @ 81b38 │ │ │ │ vldr s0, [r3, #36] @ 0x24 │ │ │ │ - vldr d4, [pc, #388] @ 7e190 │ │ │ │ - vsub.f64 d3, d6, d7 │ │ │ │ - vcmpe.f64 d3, d4 │ │ │ │ + vsub.f64 d20, d16, d18 │ │ │ │ + vcmpe.f64 d20, d19 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble 7e110 │ │ │ │ + ble 81ab8 │ │ │ │ cmp r2, #0 │ │ │ │ - vldreq s0, [pc, #380] @ 7e1a0 │ │ │ │ - moveq r3, #1 │ │ │ │ - streq r3, [r1, #16] │ │ │ │ - ldr r3, [pc, #376] @ 7e1a8 │ │ │ │ + bne 819d0 │ │ │ │ + vldr s0, [pc, #380] @ 81b48 │ │ │ │ + mov r3, #1 │ │ │ │ + str r3, [r1, #16] │ │ │ │ + ldr r3, [pc, #380] @ 81b54 │ │ │ │ add r3, pc, r3 │ │ │ │ - vstr d6, [r3, #8] │ │ │ │ - b 7dc38 │ │ │ │ - vldr s0, [pc, #352] @ 7e1a0 │ │ │ │ - b 7de48 │ │ │ │ + vstr d16, [r3, #8] │ │ │ │ + b 815b8 │ │ │ │ + vldr s0, [pc, #352] @ 81b48 │ │ │ │ + b 8179c │ │ │ │ ldr r2, [r1, #16] │ │ │ │ cmp r2, #0 │ │ │ │ - bne 7dea4 │ │ │ │ + bne 817f8 │ │ │ │ add r3, r3, #11392 @ 0x2c80 │ │ │ │ add r3, r3, #16 │ │ │ │ - add r0, r5, r3 │ │ │ │ + add r0, r6, r3 │ │ │ │ movw r3, #11416 @ 0x2c98 │ │ │ │ - ldr r2, [r4, r3] │ │ │ │ + ldr r2, [r8, r3] │ │ │ │ movw r3, #11412 @ 0x2c94 │ │ │ │ - ldr r1, [r4, r3] │ │ │ │ + ldr r1, [r8, r3] │ │ │ │ + add r8, r8, #11456 @ 0x2cc0 │ │ │ │ sub r2, r9, r2 │ │ │ │ - sub r1, r8, r1 │ │ │ │ - bl 60620 │ │ │ │ - add r3, r4, #11456 @ 0x2cc0 │ │ │ │ - vldr d7, [r3, #40] @ 0x28 │ │ │ │ - add r3, r7, r6 │ │ │ │ - add r3, r5, r3, lsl #4 │ │ │ │ + sub r1, r5, r1 │ │ │ │ + bl 62da0 │ │ │ │ + vldr d16, [r8, #40] @ 0x28 │ │ │ │ + add r3, r4, r7 │ │ │ │ + add r3, r6, r3, lsl #4 │ │ │ │ + vldr d18, [pc, #268] @ 81b40 │ │ │ │ add r3, r3, #11456 @ 0x2cc0 │ │ │ │ - vldr d5, [r3, #48] @ 0x30 │ │ │ │ - vsub.f64 d7, d0, d7 │ │ │ │ - vcmpe.f64 d7, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vldrmi d6, [pc, #232] @ 7e188 │ │ │ │ - vaddmi.f64 d7, d7, d6 │ │ │ │ - vldr d6, [pc, #240] @ 7e198 │ │ │ │ - vmul.f64 d6, d7, d6 │ │ │ │ - vdiv.f64 d0, d6, d5 │ │ │ │ + vsub.f64 d16, d0, d16 │ │ │ │ + vcmpe.f64 d16, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vldrmi d17, [pc, #232] @ 81b30 │ │ │ │ + vaddmi.f64 d16, d16, d17 │ │ │ │ + vldr d17, [r3, #48] @ 0x30 │ │ │ │ + vmul.f64 d16, d16, d18 │ │ │ │ + vdiv.f64 d0, d16, d17 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ - b 7de48 │ │ │ │ + b 8179c │ │ │ │ movw r3, #11416 @ 0x2c98 │ │ │ │ - ldr r3, [r4, r3] │ │ │ │ - vldr d7, [pc, #212] @ 7e198 │ │ │ │ + vldr d16, [pc, #216] @ 81b40 │ │ │ │ + ldr r3, [r8, r3] │ │ │ │ sub r3, r9, r3 │ │ │ │ - vmov s12, r3 │ │ │ │ + vmov s15, r3 │ │ │ │ movw r3, #11424 @ 0x2ca0 │ │ │ │ - add r3, r4, r3 │ │ │ │ - vcvt.f64.s32 d6, s12 │ │ │ │ - vldr s10, [r3] │ │ │ │ - vcvt.f64.s32 d5, s10 │ │ │ │ - vmul.f64 d6, d6, d7 │ │ │ │ - vdiv.f64 d4, d6, d5 │ │ │ │ - vsub.f64 d7, d7, d4 │ │ │ │ - vcvt.f32.f64 s0, d7 │ │ │ │ - b 7de48 │ │ │ │ - vldr s0, [pc, #168] @ 7e1a0 │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 7e028 │ │ │ │ - vldr d4, [pc, #148] @ 7e198 │ │ │ │ - vmul.f64 d4, d6, d4 │ │ │ │ - vdiv.f64 d0, d4, d5 │ │ │ │ + ldr r3, [r8, r3] │ │ │ │ + vcvt.f64.s32 d17, s15 │ │ │ │ + vmov s15, r3 │ │ │ │ + vmul.f64 d17, d17, d16 │ │ │ │ + vcvt.f64.s32 d18, s15 │ │ │ │ + vdiv.f64 d0, d17, d18 │ │ │ │ + vsub.f64 d0, d16, d0 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ - b 7e028 │ │ │ │ - vsub.f64 d3, d7, d6 │ │ │ │ - vcmpe.f64 d3, d4 │ │ │ │ + b 8179c │ │ │ │ + vldr s0, [pc, #168] @ 81b48 │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 819d0 │ │ │ │ + vldr d18, [pc, #148] @ 81b40 │ │ │ │ + vmul.f64 d18, d16, d18 │ │ │ │ + vdiv.f64 d0, d18, d17 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + b 819d0 │ │ │ │ + vsub.f64 d20, d18, d16 │ │ │ │ + vcmpe.f64 d20, d19 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble 7e13c │ │ │ │ + ble 81ae4 │ │ │ │ cmp r2, #1 │ │ │ │ - bne 7e0f4 │ │ │ │ - ldr r3, [pc, #124] @ 7e1ac │ │ │ │ + bne 81a9c │ │ │ │ + ldr r3, [pc, #128] @ 81b58 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 7e0fc │ │ │ │ - vcmpe.f64 d5, d7 │ │ │ │ + b 81aa4 │ │ │ │ + vcmpe.f64 d17, d18 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - blt 7e168 │ │ │ │ - vcmpe.f64 d5, d6 │ │ │ │ + blt 81b14 │ │ │ │ + vcmpe.f64 d17, d16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bpl 7e0f4 │ │ │ │ + bpl 81a9c │ │ │ │ cmp r2, #0 │ │ │ │ - moveq r3, #2 │ │ │ │ - vldreq s0, [pc, #64] @ 7e1a4 │ │ │ │ - streq r3, [r1, #16] │ │ │ │ - b 7e028 │ │ │ │ - bpl 7e0f4 │ │ │ │ - vcmpe.f64 d5, d6 │ │ │ │ + bne 819d0 │ │ │ │ + mov r3, #2 │ │ │ │ + vldr s0, [pc, #60] @ 81b4c │ │ │ │ + str r3, [r1, #16] │ │ │ │ + b 819d0 │ │ │ │ + bpl 81a9c │ │ │ │ + vcmpe.f64 d17, d16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - blt 7e0f4 │ │ │ │ + blt 81a9c │ │ │ │ cmp r2, #2 │ │ │ │ - bne 7e0f4 │ │ │ │ - b 7e128 │ │ │ │ - nop {0} │ │ │ │ + bne 81a9c │ │ │ │ + b 81ad0 │ │ │ │ strbpl r2, [r4], #-3352 @ 0xfffff2e8 │ │ │ │ @ instruction: 0x401921fb │ │ │ │ strbpl r2, [r4], #-3352 @ 0xfffff2e8 │ │ │ │ strdmi r2, [r9], -fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subsmi r0, r9, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbcmi r0, r8, #0 │ │ │ │ - eoreq pc, ip, ip, rrx │ │ │ │ - eoreq lr, ip, r8, ror #30 │ │ │ │ + eoreq fp, lr, r4, lsr #14 │ │ │ │ + eoreq fp, lr, r4, asr #13 │ │ │ │ + eoreq fp, lr, r0, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ + strd r4, [sp, #-20]! @ 0xffffffec │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str lr, [sp, #16] │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r5, [pc, #476] @ 7e3a4 │ │ │ │ - ldr r3, [pc, #476] @ 7e3a8 │ │ │ │ + ldr r5, [pc, #512] @ 81d7c │ │ │ │ + sub sp, sp, #12 │ │ │ │ + ldr r3, [pc, #508] @ 81d80 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r4, [r5, r3] │ │ │ │ - sub sp, sp, #12 │ │ │ │ ldr r3, [r4, #696] @ 0x2b8 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 7e28c │ │ │ │ - ldr r3, [pc, #452] @ 7e3ac │ │ │ │ + beq 81c4c │ │ │ │ + ldr r3, [pc, #488] @ 81d84 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 7e28c │ │ │ │ + beq 81c4c │ │ │ │ ldr r3, [r4, #1520] @ 0x5f0 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 7e28c │ │ │ │ + beq 81c4c │ │ │ │ ldr r2, [r4, #1020] @ 0x3fc │ │ │ │ cmn r2, #2 │ │ │ │ - beq 7e294 │ │ │ │ + beq 81c60 │ │ │ │ cmn r2, #1 │ │ │ │ - bne 7e228 │ │ │ │ + bne 81bdc │ │ │ │ ldr r2, [r4, #672] @ 0x2a0 │ │ │ │ ldr r3, [r4, #1028] @ 0x404 │ │ │ │ sub r2, r2, r3 │ │ │ │ add r2, r2, r2, lsr #31 │ │ │ │ asr r2, r2, #1 │ │ │ │ - ldr r6, [pc, #384] @ 7e3b0 │ │ │ │ + ldr r6, [pc, #420] @ 81d88 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [r6, #24] │ │ │ │ cmp r1, #1 │ │ │ │ - beq 7e2a4 │ │ │ │ + beq 81c70 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 7e26c │ │ │ │ + bne 81c20 │ │ │ │ ldr r3, [r6, #28] │ │ │ │ ldr ip, [r4, #676] @ 0x2a4 │ │ │ │ add r3, r3, #10 │ │ │ │ cmp r3, ip │ │ │ │ str r3, [r6, #28] │ │ │ │ - bgt 7e374 │ │ │ │ + bgt 81d40 │ │ │ │ add r0, r4, #1152 @ 0x480 │ │ │ │ mov r1, #1 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 821e4 │ │ │ │ + bl 85e04 │ │ │ │ ldr r3, [r4, #1224] @ 0x4c8 │ │ │ │ cmp r3, #128 @ 0x80 │ │ │ │ - beq 7e2e8 │ │ │ │ + beq 81cb4 │ │ │ │ add r0, r4, #1152 @ 0x480 │ │ │ │ add r0, r0, #8 │ │ │ │ add sp, sp, #12 │ │ │ │ - pop {r4, r5, r6, r7, lr} │ │ │ │ - b 83298 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr lr, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + b 86fc8 │ │ │ │ add sp, sp, #12 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + add sp, sp, #16 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r2, [r4, #672] @ 0x2a0 │ │ │ │ ldr r3, [r4, #1028] @ 0x404 │ │ │ │ sub r2, r2, r3 │ │ │ │ - b 7e228 │ │ │ │ + b 81bdc │ │ │ │ ldr r3, [r6, #28] │ │ │ │ ldr r0, [r4, #676] @ 0x2a4 │ │ │ │ ldr ip, [r4, #1032] @ 0x408 │ │ │ │ sub r3, r3, #1 │ │ │ │ + str r3, [r6, #28] │ │ │ │ sub r0, r0, ip │ │ │ │ cmp r3, r0 │ │ │ │ - str r3, [r6, #28] │ │ │ │ - bgt 7e25c │ │ │ │ + bgt 81c10 │ │ │ │ mov r3, #0 │ │ │ │ + str r2, [sp, #4] │ │ │ │ str r0, [r6, #28] │ │ │ │ add r0, r4, #656 @ 0x290 │ │ │ │ - str r2, [sp, #4] │ │ │ │ str r3, [r6, #24] │ │ │ │ - bl 83374 │ │ │ │ - ldr r3, [r6, #28] │ │ │ │ + bl 870cc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ - b 7e25c │ │ │ │ - ldr r3, [pc, #196] @ 7e3b4 │ │ │ │ + ldr r3, [r6, #28] │ │ │ │ + b 81c10 │ │ │ │ + ldr r3, [pc, #208] @ 81d8c │ │ │ │ mov r0, #26 │ │ │ │ - ldr r5, [r5, r3] │ │ │ │ add r6, r4, #656 @ 0x290 │ │ │ │ + add r7, r6, #504 @ 0x1f8 │ │ │ │ + ldr r5, [r5, r3] │ │ │ │ add r3, r5, #1120 @ 0x460 │ │ │ │ vldr s0, [r3, #8] │ │ │ │ - bl 606b0 │ │ │ │ + bl 62e38 │ │ │ │ add r3, r5, #1120 @ 0x460 │ │ │ │ - vldr s0, [r3, #12] │ │ │ │ - mov r0, #35 @ 0x23 │ │ │ │ add r5, r5, #1136 @ 0x470 │ │ │ │ - bl 606b0 │ │ │ │ + mov r0, #35 @ 0x23 │ │ │ │ + vldr s0, [r3, #12] │ │ │ │ + bl 62e38 │ │ │ │ vldr s0, [r5] │ │ │ │ - ldr r5, [pc, #148] @ 7e3b8 │ │ │ │ mov r0, #37 @ 0x25 │ │ │ │ - bl 606b0 │ │ │ │ - add r5, pc, r5 │ │ │ │ + bl 62e38 │ │ │ │ + ldr r5, [pc, #148] @ 81d90 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, #1 │ │ │ │ - bl 83374 │ │ │ │ + bl 870cc │ │ │ │ ldr r2, [r4, #1048] @ 0x418 │ │ │ │ ldr r1, [r4, #1052] @ 0x41c │ │ │ │ + add r5, pc, r5 │ │ │ │ ldr r0, [r5, #32] │ │ │ │ - bl 22d0c │ │ │ │ - add r7, r6, #504 @ 0x1f8 │ │ │ │ + bl 22c68 │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ - ldr r2, [r3, #3208] @ 0xc88 │ │ │ │ add r1, r6, #10752 @ 0x2a00 │ │ │ │ + ldr r2, [r3, #3208] @ 0xc88 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ - bl 7f86c │ │ │ │ + bl 832b8 │ │ │ │ ldr r1, [r5, #32] │ │ │ │ mov r0, r7 │ │ │ │ - bl 830a8 │ │ │ │ - b 7e278 │ │ │ │ - add r4, r4, #656 @ 0x290 │ │ │ │ + bl 86dd4 │ │ │ │ + b 81c2c │ │ │ │ mov r1, #0 │ │ │ │ + add r4, r4, #656 @ 0x290 │ │ │ │ mov r0, r4 │ │ │ │ - str r1, [r6, #24] │ │ │ │ str r1, [r6, #20] │ │ │ │ + str r1, [r6, #24] │ │ │ │ str ip, [r6, #28] │ │ │ │ - bl 83374 │ │ │ │ - mov r1, #16 │ │ │ │ + bl 870cc │ │ │ │ add r0, r4, #504 @ 0x1f8 │ │ │ │ + mov r1, #16 │ │ │ │ add sp, sp, #12 │ │ │ │ - pop {r4, r5, r6, r7, lr} │ │ │ │ - b 826a4 │ │ │ │ - strdeq r0, [ip], -r8 @ │ │ │ │ - andeq r1, r0, r4, lsl r6 │ │ │ │ - strhteq lr, [ip], -r4 │ │ │ │ - eoreq lr, ip, ip, ror #28 │ │ │ │ - andeq r1, r0, r4, ror #21 │ │ │ │ - eoreq lr, ip, r0, ror sp │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr lr, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + b 86330 │ │ │ │ + eoreq ip, sp, r0, asr r7 │ │ │ │ + andeq r1, r0, r0, lsl #12 │ │ │ │ + eoreq fp, lr, r0, lsl #10 │ │ │ │ + strhteq fp, [lr], -r8 │ │ │ │ + ldrdeq r1, [r0], -r0 │ │ │ │ + eoreq fp, lr, ip, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ - ldr r0, [pc, #424] @ 7e57c │ │ │ │ - ldr r1, [pc, #424] @ 7e580 │ │ │ │ + ldr r0, [pc, #432] @ 81f64 │ │ │ │ + sub sp, sp, #104 @ 0x68 │ │ │ │ + ldr r1, [pc, #428] @ 81f68 │ │ │ │ + ldr r3, [pc, #428] @ 81f6c │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r3, [pc, #420] @ 7e584 │ │ │ │ + ldr r2, [pc, #424] @ 81f70 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ - ldr r2, [pc, #416] @ 7e588 │ │ │ │ - sub sp, sp, #104 @ 0x68 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ mov r1, #0 │ │ │ │ ldr r4, [r3, r2] │ │ │ │ ldr r3, [r4, #1520] @ 0x5f0 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 7e434 │ │ │ │ - ldr r2, [pc, #380] @ 7e58c │ │ │ │ - ldr r3, [pc, #364] @ 7e580 │ │ │ │ + bne 81e20 │ │ │ │ + ldr r2, [pc, #388] @ 81f74 │ │ │ │ + ldr r3, [pc, #372] @ 81f68 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 7e4f0 │ │ │ │ + bne 81edc │ │ │ │ add sp, sp, #104 @ 0x68 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r0, [r4, #1048] @ 0x418 │ │ │ │ - bl 24020 │ │ │ │ - ldr r3, [pc, #332] @ 7e590 │ │ │ │ - add r3, pc, r3 │ │ │ │ + bl 23f58 │ │ │ │ + ldr r3, [pc, #328] @ 81f78 │ │ │ │ cmp r0, #0 │ │ │ │ mov r5, r0 │ │ │ │ + add r3, pc, r3 │ │ │ │ str r0, [r3, #32] │ │ │ │ - beq 7e4f4 │ │ │ │ - ldr r0, [pc, #312] @ 7e594 │ │ │ │ - ldr r3, [r4, #656] @ 0x290 │ │ │ │ - add r0, pc, r0 │ │ │ │ + beq 81ee0 │ │ │ │ + ldr r0, [r4, #656] @ 0x290 │ │ │ │ add r1, r4, #1020 @ 0x3fc │ │ │ │ - str r3, [r4, #1164] @ 0x48c │ │ │ │ - add r5, r4, #1152 @ 0x480 │ │ │ │ + mov r6, #7 │ │ │ │ ldm r1, {r1, r2, r3} │ │ │ │ + add r5, r4, #1152 @ 0x480 │ │ │ │ add r5, r5, #8 │ │ │ │ - str r0, [sp, #12] │ │ │ │ + str r0, [r4, #1164] @ 0x48c │ │ │ │ ldr r0, [r4, #1032] @ 0x408 │ │ │ │ - mov r6, #7 │ │ │ │ str r0, [sp] │ │ │ │ + ldr r0, [pc, #272] @ 81f7c │ │ │ │ + str r6, [sp, #8] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [sp, #12] │ │ │ │ mov r0, #16 │ │ │ │ str r0, [sp, #4] │ │ │ │ - str r6, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 82a28 │ │ │ │ - ldr r2, [pc, #248] @ 7e598 │ │ │ │ - ldr r3, [r4, #1160] @ 0x488 │ │ │ │ - add r2, pc, r2 │ │ │ │ + bl 8670c │ │ │ │ + ldr r2, [pc, #244] @ 81f80 │ │ │ │ mov r0, #2 │ │ │ │ mov r1, r6 │ │ │ │ - bl ab6e0 │ │ │ │ + ldr r3, [r4, #1160] @ 0x488 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ ldr r1, [r4, #1072] @ 0x430 │ │ │ │ mov r0, r5 │ │ │ │ - bl 81e50 │ │ │ │ - ldr r2, [pc, #216] @ 7e59c │ │ │ │ - ldr r3, [pc, #216] @ 7e5a0 │ │ │ │ - ldr r1, [pc, #216] @ 7e5a4 │ │ │ │ + bl 85a2c │ │ │ │ + ldr r2, [pc, #212] @ 81f84 │ │ │ │ + ldr r3, [pc, #212] @ 81f88 │ │ │ │ + ldr r0, [pc, #212] @ 81f8c │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [r4, #236] @ 0xec │ │ │ │ + ldr r1, [r4, #236] @ 0xec │ │ │ │ add r3, pc, r3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r2, [r4, #1248] @ 0x4e0 │ │ │ │ - ldr r2, [r4, #676] @ 0x2a4 │ │ │ │ - str r1, [r4, #1244] @ 0x4dc │ │ │ │ - str r0, [r4, #1252] @ 0x4e4 │ │ │ │ - str r2, [r3, #28] │ │ │ │ - b 7e408 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - ldr r2, [pc, #172] @ 7e5a8 │ │ │ │ - add r3, sp, #20 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r2] │ │ │ │ - ldr r1, [r2, #4] │ │ │ │ + str r2, [r4, #1244] @ 0x4dc │ │ │ │ + ldr ip, [r4, #676] @ 0x2a4 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r3, [r4, #1248] @ 0x4e0 │ │ │ │ + str r1, [r4, #1252] @ 0x4e4 │ │ │ │ + str ip, [r0, #28] │ │ │ │ + b 81de8 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + ldr r3, [pc, #168] @ 81f90 │ │ │ │ add r6, sp, #20 │ │ │ │ - stmia r3!, {r0, r1} │ │ │ │ - ldrh r1, [r2, #8] │ │ │ │ - strh r1, [r3] │ │ │ │ - ldrb r1, [r2, #10] │ │ │ │ - strb r1, [r3, #2] │ │ │ │ - mov r2, #69 @ 0x45 │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [r3] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldrh r2, [r3, #8] │ │ │ │ + ldrb r3, [r3, #10] │ │ │ │ + strd r0, [sp, #20] │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #31 │ │ │ │ - bl 24368 │ │ │ │ - ldr r1, [pc, #116] @ 7e5ac │ │ │ │ - ldr r0, [pc, #116] @ 7e5b0 │ │ │ │ - add r1, pc, r1 │ │ │ │ + strh r2, [sp, #28] │ │ │ │ + mov r2, #69 @ 0x45 │ │ │ │ + strb r3, [sp, #30] │ │ │ │ + bl 242a0 │ │ │ │ + ldr r1, [pc, #116] @ 81f94 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #112] @ 81f98 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - mov r2, #80 @ 0x50 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r0 │ │ │ │ + mov r2, #80 @ 0x50 │ │ │ │ mov r0, r6 │ │ │ │ - bl 23e94 │ │ │ │ + bl 23dcc │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, #2 │ │ │ │ - bl 75c04 │ │ │ │ + bl 78e78 │ │ │ │ vmov.f32 s0, #8 @ 0x40400000 3.0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r5 │ │ │ │ - bl 73a94 │ │ │ │ - b 7e454 │ │ │ │ - eoreq pc, fp, ip, ror #29 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - ldrdeq pc, [fp], -r8 @ │ │ │ │ - andeq r1, r0, r4, lsl r6 │ │ │ │ - strhteq pc, [fp], -r0 @ │ │ │ │ - eoreq lr, ip, r8, asr ip │ │ │ │ - andseq sp, r5, r8, lsl r9 │ │ │ │ - andseq sp, r5, r8, ror #17 │ │ │ │ - @ instruction: 0xfffff5e8 │ │ │ │ - eoreq lr, ip, r8, asr #23 │ │ │ │ - @ instruction: 0xfffffcd4 │ │ │ │ - @ instruction: 0x0015d8b0 │ │ │ │ - @ instruction: 0x0015d7b8 │ │ │ │ - andseq r5, r5, r8, lsl sl │ │ │ │ + bl 76c74 │ │ │ │ + b 81e40 │ │ │ │ + eoreq ip, sp, r4, lsl r5 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eoreq ip, sp, r8, lsl #10 │ │ │ │ + andeq r1, r0, r0, lsl #12 │ │ │ │ + eoreq ip, sp, r0, ror #9 │ │ │ │ + eoreq fp, lr, r4, ror #4 │ │ │ │ + andseq ip, r6, r8, asr r1 │ │ │ │ + andseq ip, r6, r4, asr #2 │ │ │ │ + @ instruction: 0xfffffca0 │ │ │ │ + @ instruction: 0xfffff514 │ │ │ │ + ldrdeq fp, [lr], -r0 @ │ │ │ │ + andseq ip, r6, r4, lsl r1 │ │ │ │ + andseq ip, r6, ip, lsl r0 │ │ │ │ + andseq r4, r6, r0, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r5, [pc, #52] @ 7e600 │ │ │ │ - ldr r4, [pc, #52] @ 7e604 │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r0, [r5, #32] │ │ │ │ - bl 24c8c │ │ │ │ - ldr r3, [pc, #40] @ 7e608 │ │ │ │ + ldr r4, [pc, #64] @ 81ffc │ │ │ │ + ldr r5, [pc, #64] @ 82000 │ │ │ │ add r4, pc, r4 │ │ │ │ + ldr r0, [r4, #32] │ │ │ │ + bl 24bb8 │ │ │ │ + ldr r3, [pc, #52] @ 82004 │ │ │ │ mov r2, #0 │ │ │ │ - str r2, [r5, #32] │ │ │ │ - ldr r0, [r4, r3] │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r2, [r4, #32] │ │ │ │ + ldr r0, [r5, r3] │ │ │ │ add r0, r0, #1152 @ 0x480 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 82fc4 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - b 81dac │ │ │ │ - eoreq lr, ip, ip, asr #21 │ │ │ │ - eoreq pc, fp, r4, ror #25 │ │ │ │ - andeq r1, r0, r4, lsl r6 │ │ │ │ + bl 86cdc │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ + add sp, sp, #16 │ │ │ │ + b 8597c │ │ │ │ + ldrdeq fp, [lr], -ip @ │ │ │ │ + eoreq ip, sp, r0, lsl #6 │ │ │ │ + andeq r1, r0, r0, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - ldr r2, [pc, #164] @ 7e6c8 │ │ │ │ - ldr r3, [pc, #164] @ 7e6cc │ │ │ │ + ldr r2, [pc, #180] @ 820d8 │ │ │ │ + ldr r3, [pc, #180] @ 820dc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r4, [r2, r3] │ │ │ │ ldr r3, [r4, #1520] @ 0x5f0 │ │ │ │ cmp r3, #0 │ │ │ │ - popeq {r4, pc} │ │ │ │ - ldr r3, [pc, #144] @ 7e6d0 │ │ │ │ + beq 820b8 │ │ │ │ + ldr r3, [pc, #160] @ 820e0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - popeq {r4, pc} │ │ │ │ + beq 820b8 │ │ │ │ ldr r3, [r4, #696] @ 0x2b8 │ │ │ │ cmp r3, #0 │ │ │ │ - popeq {r4, pc} │ │ │ │ + beq 820b8 │ │ │ │ ldr r3, [r4, #676] @ 0x2a4 │ │ │ │ ldr r1, [r4, #1032] @ 0x408 │ │ │ │ - ldr r2, [pc, #108] @ 7e6d4 │ │ │ │ + ldr r2, [pc, #124] @ 820e4 │ │ │ │ sub r3, r3, r1 │ │ │ │ - add r2, pc, r2 │ │ │ │ cmp r3, r0 │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r3, [r2, #24] │ │ │ │ - bge 7e6a4 │ │ │ │ + bge 820ac │ │ │ │ cmp r3, #0 │ │ │ │ - beq 7e6b4 │ │ │ │ - ldr r3, [pc, #80] @ 7e6d8 │ │ │ │ - add r0, r4, #1152 @ 0x480 │ │ │ │ - add r3, pc, r3 │ │ │ │ + beq 820c4 │ │ │ │ + ldr r3, [pc, #96] @ 820e8 │ │ │ │ mov r2, #1 │ │ │ │ - pop {r4, lr} │ │ │ │ + add r0, r4, #1152 @ 0x480 │ │ │ │ add r0, r0, #8 │ │ │ │ - str r2, [r3, #24] │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + add sp, sp, #8 │ │ │ │ + add r3, pc, r3 │ │ │ │ str r2, [r3, #20] │ │ │ │ - b 82758 │ │ │ │ + str r2, [r3, #24] │ │ │ │ + b 86428 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #2 │ │ │ │ streq r3, [r2, #24] │ │ │ │ - pop {r4, pc} │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ add r0, r4, #1152 @ 0x480 │ │ │ │ mov r1, #8 │ │ │ │ add r0, r0, r1 │ │ │ │ - bl 826a4 │ │ │ │ - b 7e680 │ │ │ │ - mlaeq fp, ip, ip, pc @ │ │ │ │ - andeq r1, r0, r4, lsl r6 │ │ │ │ - andeq r1, r0, r0, lsr #19 │ │ │ │ - eoreq lr, ip, r0, lsr sl │ │ │ │ - eoreq lr, ip, r0, lsl sl │ │ │ │ + bl 86330 │ │ │ │ + b 82080 │ │ │ │ + eoreq ip, sp, ip, lsr #5 │ │ │ │ + andeq r1, r0, r0, lsl #12 │ │ │ │ + andeq r1, r0, ip, lsl #19 │ │ │ │ + eoreq fp, lr, ip, lsr #32 │ │ │ │ + strdeq sl, [lr], -ip @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - sub ip, sp, ip │ │ │ │ - str r0, [ip, #4048] @ 0xfd0 │ │ │ │ - sub sp, sp, #12 │ │ │ │ - mov r8, r3 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - ldr r6, [r3, #16] │ │ │ │ - cmp r6, #0 │ │ │ │ - beq 7e7d0 │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - mov r5, r0 │ │ │ │ - cmp r3, #0 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ mov r4, r1 │ │ │ │ - ldm r3, {r7, r9} │ │ │ │ - mov sl, r2 │ │ │ │ - bne 7e7d8 │ │ │ │ - mov r0, r7 │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ + sub sp, sp, #12 │ │ │ │ + ldr r1, [sp, #48] @ 0x30 │ │ │ │ + ldr r9, [r1, #16] │ │ │ │ + cmp r9, #0 │ │ │ │ + beq 821d4 │ │ │ │ + ldr r1, [sp, #60] @ 0x3c │ │ │ │ + mov r7, r0 │ │ │ │ + cmp r1, #0 │ │ │ │ + ldr r1, [sp, #48] @ 0x30 │ │ │ │ + ldm r1, {r5, r8} │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ - blx 1c6290 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - add r9, r9, r4 │ │ │ │ - mul lr, r3, r0 │ │ │ │ - add r7, r0, r5 │ │ │ │ - cmp r9, r4 │ │ │ │ - mul r3, r8, r4 │ │ │ │ - ble 7e7d0 │ │ │ │ - add r3, r3, r7 │ │ │ │ - add r1, sl, r3, lsl #2 │ │ │ │ - sub sl, r5, r7 │ │ │ │ - lsl r8, r8, #2 │ │ │ │ + bne 821f0 │ │ │ │ + udiv r5, r5, r1 │ │ │ │ + add r8, r8, r4 │ │ │ │ + ldr r1, [sp, #56] @ 0x38 │ │ │ │ + mul lr, r1, r5 │ │ │ │ + add r5, r5, r0 │ │ │ │ + cmp r8, r4 │ │ │ │ + mul r1, r3, r4 │ │ │ │ + ble 821d4 │ │ │ │ + sub sl, r7, r5 │ │ │ │ + add r1, r1, r5 │ │ │ │ + lsl r6, r3, #2 │ │ │ │ lsl sl, sl, #2 │ │ │ │ mvn r0, #65280 @ 0xff00 │ │ │ │ - sub fp, r7, r5 │ │ │ │ - mov r2, r6 │ │ │ │ - cmp r7, r5 │ │ │ │ + sub fp, r5, r7 │ │ │ │ + add r1, r2, r1, lsl #2 │ │ │ │ + mov r2, r9 │ │ │ │ + cmp r5, r7 │ │ │ │ movle r3, lr │ │ │ │ - ble 7e7b4 │ │ │ │ - sub ip, lr, #-1073741823 @ 0xc0000001 │ │ │ │ - add ip, r2, ip, lsl #2 │ │ │ │ + ble 821b8 │ │ │ │ + add ip, r2, lr, lsl #2 │ │ │ │ add r3, r1, sl │ │ │ │ str r2, [sp, #4] │ │ │ │ - ldr r2, [ip, #4]! │ │ │ │ + ldr r2, [ip], #4 │ │ │ │ add r3, r3, #4 │ │ │ │ - orr r6, r2, #-16777216 @ 0xff000000 │ │ │ │ - cmp r6, r0 │ │ │ │ + orr r9, r2, #-16777216 @ 0xff000000 │ │ │ │ + cmp r9, r0 │ │ │ │ strne r2, [r3, #-4] │ │ │ │ cmp r3, r1 │ │ │ │ - bne 7e78c │ │ │ │ + bne 82190 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r3, lr │ │ │ │ add lr, fp, lr │ │ │ │ ldr ip, [sp, #60] @ 0x3c │ │ │ │ cmp ip, #0 │ │ │ │ - beq 7e7fc │ │ │ │ + beq 8220c │ │ │ │ add r4, r4, #1 │ │ │ │ - cmp r9, r4 │ │ │ │ - add r1, r1, r8 │ │ │ │ - bne 7e770 │ │ │ │ + add r1, r1, r6 │ │ │ │ + cmp r8, r4 │ │ │ │ + bne 82178 │ │ │ │ add sp, sp, #12 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - mov r0, r9 │ │ │ │ - ldr r1, [sp, #52] @ 0x34 │ │ │ │ - blx 1c6290 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - mul lr, r3, r7 │ │ │ │ - add r7, r5, r7 │ │ │ │ - mul lr, r0, lr │ │ │ │ - add r9, r0, r4 │ │ │ │ - b 7e744 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + udiv r8, r8, r1 │ │ │ │ + ldr r1, [sp, #56] @ 0x38 │ │ │ │ + mul lr, r1, r5 │ │ │ │ + add r5, r0, r5 │ │ │ │ + mul lr, r8, lr │ │ │ │ + add r8, r8, r4 │ │ │ │ + b 8214c │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [ip] │ │ │ │ add r4, r4, #1 │ │ │ │ add r3, r3, ip │ │ │ │ - cmp r4, r9 │ │ │ │ + cmp r4, r8 │ │ │ │ + add r1, r1, r6 │ │ │ │ mov lr, r3 │ │ │ │ - add r1, r1, r8 │ │ │ │ - beq 7e7d0 │ │ │ │ - cmp r7, r5 │ │ │ │ - bgt 7e77c │ │ │ │ - b 7e804 │ │ │ │ + beq 821d4 │ │ │ │ + cmp r5, r7 │ │ │ │ + bgt 82184 │ │ │ │ + b 82214 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr lr, [pc, #864] @ 7eba0 │ │ │ │ - ldr ip, [pc, #864] @ 7eba4 │ │ │ │ + ldr lr, [pc, #856] @ 825b0 │ │ │ │ + sub sp, sp, #16 │ │ │ │ + mov r4, r0 │ │ │ │ + mov r5, r1 │ │ │ │ + ldr ip, [pc, #844] @ 825b4 │ │ │ │ + ldr r3, [pc, #844] @ 825b8 │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r3, [pc, #860] @ 7eba8 │ │ │ │ + ldr r2, [pc, #840] @ 825bc │ │ │ │ ldr ip, [lr, ip] │ │ │ │ - ldr r2, [pc, #856] @ 7ebac │ │ │ │ - sub sp, sp, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ ldr r6, [r3, r2] │ │ │ │ - ldr r3, [pc, #832] @ 7ebb0 │ │ │ │ + ldr r3, [pc, #816] @ 825c0 │ │ │ │ ldr r2, [r6, #28] │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r4, r0 │ │ │ │ - mov r5, r1 │ │ │ │ cmp r2, #17 │ │ │ │ - bhi 7e890 │ │ │ │ + bhi 822a8 │ │ │ │ ldrb r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop {0} │ │ │ │ - ldr r1, [pc, #796] @ 7ebb4 │ │ │ │ - ldr r0, [pc, #796] @ 7ebb8 │ │ │ │ + ldr r1, [pc, #788] @ 825c4 │ │ │ │ + ldr r0, [pc, #788] @ 825c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #5 │ │ │ │ - bl 248f0 │ │ │ │ - mov r2, #512 @ 0x200 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r0 │ │ │ │ + mov r2, #512 @ 0x200 │ │ │ │ mov r0, r5 │ │ │ │ - bl 25400 │ │ │ │ + bl 2532c │ │ │ │ cmp r4, #1 │ │ │ │ - beq 7e948 │ │ │ │ + beq 8236c │ │ │ │ cmp r4, #2 │ │ │ │ - beq 7eb2c │ │ │ │ - ldr r2, [pc, #748] @ 7ebbc │ │ │ │ - ldr r3, [pc, #720] @ 7eba4 │ │ │ │ + beq 82530 │ │ │ │ + ldr r2, [pc, #740] @ 825cc │ │ │ │ + ldr r3, [pc, #712] @ 825b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 7eb9c │ │ │ │ + bne 825ac │ │ │ │ add sp, sp, #16 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - ldr r1, [pc, #708] @ 7ebc0 │ │ │ │ - ldr r0, [pc, #708] @ 7ebc4 │ │ │ │ - add r1, pc, r1 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r1, [pc, #688] @ 825d0 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #684] @ 825d4 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r6] │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 37330 │ │ │ │ + bl 37c24 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 7e930 │ │ │ │ + beq 82354 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, #15 │ │ │ │ - bl 15a71c │ │ │ │ + bl 168414 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r0, r5 │ │ │ │ - bl 25400 │ │ │ │ + bl 2532c │ │ │ │ cmp r4, #1 │ │ │ │ - bne 7e8c0 │ │ │ │ + bne 822d8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5fe70 │ │ │ │ - b 7e8c8 │ │ │ │ - ldr r1, [pc, #620] @ 7ebc8 │ │ │ │ - ldr r0, [pc, #620] @ 7ebcc │ │ │ │ - add r1, pc, r1 │ │ │ │ + bl 62538 │ │ │ │ + b 822e0 │ │ │ │ + ldr r1, [pc, #600] @ 825d8 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #596] @ 825dc │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - ldr ip, [r6, #1096] @ 0x448 │ │ │ │ + bl 2481c │ │ │ │ + ldr r2, [r6, #1096] @ 0x448 │ │ │ │ mvn r3, #0 │ │ │ │ - add ip, ip, r3 │ │ │ │ - mov r2, #1 │ │ │ │ - mov r1, #512 @ 0x200 │ │ │ │ - str ip, [sp, #4] │ │ │ │ str r0, [sp] │ │ │ │ + add r2, r2, r3 │ │ │ │ + mov r1, #512 @ 0x200 │ │ │ │ mov r0, r5 │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ - b 7e8b8 │ │ │ │ - ldr r1, [r6, #1072] @ 0x430 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + mov r2, #1 │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ + b 822d0 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 25400 │ │ │ │ - b 7e8b8 │ │ │ │ + mov r0, r1 │ │ │ │ + ldr r1, [r6, #1072] @ 0x430 │ │ │ │ + bl 2532c │ │ │ │ + b 822d0 │ │ │ │ cmp r0, #4 │ │ │ │ - beq 7eb4c │ │ │ │ + beq 82550 │ │ │ │ ldr r6, [r6, #1072] @ 0x430 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 7eb18 │ │ │ │ + beq 8251c │ │ │ │ ldrb r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 7eb18 │ │ │ │ + beq 8251c │ │ │ │ mov r1, #47 @ 0x2f │ │ │ │ mov r0, r6 │ │ │ │ - bl 2252c │ │ │ │ - mov r2, #512 @ 0x200 │ │ │ │ + bl 22488 │ │ │ │ cmp r0, #0 │ │ │ │ + mov r2, #512 @ 0x200 │ │ │ │ + str r0, [sp, #8] │ │ │ │ addne r1, r0, #1 │ │ │ │ moveq r1, r6 │ │ │ │ - str r0, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 25400 │ │ │ │ + bl 2532c │ │ │ │ mov r0, r5 │ │ │ │ - bl 240d4 │ │ │ │ + bl 2400c │ │ │ │ cmp r0, #3 │ │ │ │ - bls 7e8b8 │ │ │ │ + bls 822d0 │ │ │ │ sub r3, r0, #3 │ │ │ │ ldrb r2, [r5, r3] │ │ │ │ cmp r2, #46 @ 0x2e │ │ │ │ - beq 7eb90 │ │ │ │ + beq 825a0 │ │ │ │ cmp r0, #4 │ │ │ │ - beq 7e8b8 │ │ │ │ + beq 822d0 │ │ │ │ sub r3, r0, #4 │ │ │ │ ldrb r2, [r5, r3] │ │ │ │ cmp r2, #46 @ 0x2e │ │ │ │ - beq 7eb90 │ │ │ │ + beq 825a0 │ │ │ │ cmp r0, #5 │ │ │ │ - beq 7e8b8 │ │ │ │ + beq 822d0 │ │ │ │ sub r0, r0, #5 │ │ │ │ ldrb r3, [r5, r0] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ moveq r3, #0 │ │ │ │ strbeq r3, [r5, r0] │ │ │ │ - b 7e8b8 │ │ │ │ + b 822d0 │ │ │ │ ldr r3, [r6, #1096] @ 0x448 │ │ │ │ cmp r3, #0 │ │ │ │ strbeq r3, [r1] │ │ │ │ - beq 7e8b8 │ │ │ │ - ldr r1, [pc, #368] @ 7ebd0 │ │ │ │ - ldr r0, [pc, #368] @ 7ebd4 │ │ │ │ - add r1, pc, r1 │ │ │ │ + beq 822d0 │ │ │ │ + ldr r1, [pc, #348] @ 825e0 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #344] @ 825e4 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - mov r2, #1 │ │ │ │ + bl 2481c │ │ │ │ str r0, [sp] │ │ │ │ - ldr r3, [r6, #1108] @ 0x454 │ │ │ │ - ldr r1, [r6, #1096] @ 0x448 │ │ │ │ + mov r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ + ldr r1, [r6, #1096] @ 0x448 │ │ │ │ + ldr r3, [r6, #1108] @ 0x454 │ │ │ │ sub r1, r1, r3 │ │ │ │ - str r1, [sp, #4] │ │ │ │ mvn r3, #0 │ │ │ │ + str r1, [sp, #4] │ │ │ │ mov r1, #512 @ 0x200 │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ - b 7e8b8 │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ + b 822d0 │ │ │ │ ldr r3, [r6, #1104] @ 0x450 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 7eb38 │ │ │ │ - ldr r1, [pc, #296] @ 7ebd8 │ │ │ │ - ldr r0, [pc, #296] @ 7ebdc │ │ │ │ - add r1, pc, r1 │ │ │ │ + beq 8253c │ │ │ │ + ldr r1, [pc, #276] @ 825e8 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #272] @ 825ec │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - ldr ip, [r6, #1104] @ 0x450 │ │ │ │ + bl 2481c │ │ │ │ + ldr r2, [r6, #1104] @ 0x450 │ │ │ │ mvn r3, #0 │ │ │ │ - mov r2, #1 │ │ │ │ - mov r1, #512 @ 0x200 │ │ │ │ - stm sp, {r0, ip} │ │ │ │ - mov r0, r5 │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ - b 7e8b8 │ │ │ │ - ldr r1, [pc, #248] @ 7ebe0 │ │ │ │ - ldr r0, [pc, #248] @ 7ebe4 │ │ │ │ - add r1, pc, r1 │ │ │ │ + str r0, [sp] │ │ │ │ + b 823a0 │ │ │ │ + ldr r1, [pc, #244] @ 825f0 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #240] @ 825f4 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - ldr ip, [r6, #1096] @ 0x448 │ │ │ │ + bl 2481c │ │ │ │ + ldr r2, [r6, #1096] @ 0x448 │ │ │ │ mvn r3, #0 │ │ │ │ - mov r2, #1 │ │ │ │ - mov r1, #512 @ 0x200 │ │ │ │ - stm sp, {r0, ip} │ │ │ │ - mov r0, r5 │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ - b 7e8b8 │ │ │ │ - ldr r1, [pc, #200] @ 7ebe8 │ │ │ │ - ldr r0, [pc, #200] @ 7ebec │ │ │ │ + str r0, [sp] │ │ │ │ + b 823a0 │ │ │ │ + ldr r1, [pc, #212] @ 825f8 │ │ │ │ + ldr r0, [pc, #212] @ 825fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7e8a0 │ │ │ │ + b 822b8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5fea0 │ │ │ │ - b 7e8c8 │ │ │ │ - ldr r1, [pc, #176] @ 7ebf0 │ │ │ │ - ldr r0, [pc, #176] @ 7ebf4 │ │ │ │ + bl 62568 │ │ │ │ + b 822e0 │ │ │ │ + ldr r1, [pc, #188] @ 82600 │ │ │ │ + ldr r0, [pc, #188] @ 82604 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7e8a0 │ │ │ │ + b 822b8 │ │ │ │ ldr r1, [r6, #1076] @ 0x434 │ │ │ │ cmp r1, #0 │ │ │ │ - beq 7e9b0 │ │ │ │ - ldr r2, [pc, #152] @ 7ebf8 │ │ │ │ - ldr r3, [pc, #64] @ 7eba4 │ │ │ │ + beq 823d4 │ │ │ │ + ldr r2, [pc, #164] @ 82608 │ │ │ │ + ldr r3, [pc, #76] @ 825b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 7eb9c │ │ │ │ + bne 825ac │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #16 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - b 25400 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ + add sp, sp, #16 │ │ │ │ + b 2532c │ │ │ │ mov r2, #0 │ │ │ │ strb r2, [r5, r3] │ │ │ │ - b 7e8b8 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq pc, fp, r0, lsl #21 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq pc, fp, ip, ror #20 │ │ │ │ - andeq r1, r0, r4, ror #21 │ │ │ │ - andseq sl, sp, r4, asr #18 │ │ │ │ - andseq sp, r5, r4, ror #10 │ │ │ │ - @ instruction: 0x001556bc │ │ │ │ - strdeq pc, [fp], -r0 @ │ │ │ │ - @ instruction: 0x0015d4f0 │ │ │ │ - andseq r5, r5, r4, asr r6 │ │ │ │ - andseq sp, r5, ip, ror #8 │ │ │ │ - @ instruction: 0x001555f4 │ │ │ │ - andseq sp, r5, r8, ror #6 │ │ │ │ - @ instruction: 0x001554f0 │ │ │ │ - andseq sp, r5, r4, lsr #6 │ │ │ │ - andseq r5, r5, r0, lsr #9 │ │ │ │ - andseq sp, r5, r0, ror #5 │ │ │ │ - andseq r5, r5, r8, ror #8 │ │ │ │ - mulseq r5, r8, r2 │ │ │ │ - andseq r5, r5, r4, lsr r4 │ │ │ │ - andseq sp, r5, r0, lsr #5 │ │ │ │ - andseq r5, r5, r4, lsl r4 │ │ │ │ - eoreq pc, fp, r0, ror #14 │ │ │ │ + b 822d0 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eoreq ip, sp, r8, rrx │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eoreq ip, sp, ip, asr r0 │ │ │ │ + ldrdeq r1, [r0], -r0 │ │ │ │ + andseq r9, lr, r4, ror r1 │ │ │ │ + mulseq r6, ip, sp │ │ │ │ + @ instruction: 0x00163ef4 │ │ │ │ + eoreq fp, sp, r8, ror #31 │ │ │ │ + andseq fp, r6, r8, lsl sp │ │ │ │ + andseq r3, r6, r0, lsl #29 │ │ │ │ + mulseq r6, r4, ip │ │ │ │ + andseq r3, r6, r0, lsr #28 │ │ │ │ + mulseq r6, r0, fp │ │ │ │ + andseq r3, r6, ip, lsl sp │ │ │ │ + andseq fp, r6, ip, asr #22 │ │ │ │ + andseq r3, r6, ip, asr #25 │ │ │ │ + andseq fp, r6, r8, lsl fp │ │ │ │ + andseq r3, r6, r4, lsr #25 │ │ │ │ + andseq fp, r6, r4, ror #21 │ │ │ │ + andseq r3, r6, r0, lsl #25 │ │ │ │ + andseq fp, r6, ip, ror #21 │ │ │ │ + andseq r3, r6, r0, ror #24 │ │ │ │ + eoreq fp, sp, ip, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + strd r4, [sp, #-32]! @ 0xffffffe0 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + str sl, [sp, #24] │ │ │ │ + str lr, [sp, #28] │ │ │ │ str r0, [ip, #3528] @ 0xdc8 │ │ │ │ mov r5, r0 │ │ │ │ - ldr r0, [pc, #2792] @ 7f700 │ │ │ │ - ldr r1, [pc, #2792] @ 7f704 │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r3, [pc, #2788] @ 7f708 │ │ │ │ - ldr r1, [r0, r1] │ │ │ │ - ldr r8, [pc, #2784] @ 7f70c │ │ │ │ - ldr r9, [pc, #2784] @ 7f710 │ │ │ │ - ldr sl, [pc, #2784] @ 7f714 │ │ │ │ - ldr r7, [pc, #2784] @ 7f718 │ │ │ │ + ldr r0, [pc, #2844] @ 83154 │ │ │ │ mov r2, #0 │ │ │ │ sub sp, sp, #536 @ 0x218 │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r1, [pc, #2832] @ 83158 │ │ │ │ + mov r4, r2 │ │ │ │ + ldr r3, [pc, #2828] @ 8315c │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r8, [pc, #2824] @ 83160 │ │ │ │ + ldr r1, [r0, r1] │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #2816] @ 83164 │ │ │ │ add r8, pc, r8 │ │ │ │ + ldr sl, [pc, #2812] @ 83168 │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #532] @ 0x214 │ │ │ │ mov r1, #0 │ │ │ │ - mov r6, r2 │ │ │ │ + strb r2, [r3] │ │ │ │ + ldr r7, [pc, #2796] @ 8316c │ │ │ │ add r9, pc, r9 │ │ │ │ add sl, pc, sl │ │ │ │ - mov r4, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ - strb r2, [r3] │ │ │ │ - b 7ec88 │ │ │ │ + b 826ac │ │ │ │ add r2, r6, #1 │ │ │ │ cmp r2, #512 @ 0x200 │ │ │ │ - strbcc r3, [r7, r6] │ │ │ │ - movcc r1, #0 │ │ │ │ - movcc r6, r2 │ │ │ │ - strbcc r1, [r7, r2] │ │ │ │ + bcs 826a8 │ │ │ │ + mov r1, #0 │ │ │ │ + strb r3, [r7, r6] │ │ │ │ + mov r6, r2 │ │ │ │ + strb r1, [r7, r2] │ │ │ │ add r4, r4, #1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 240d4 │ │ │ │ + bl 2400c │ │ │ │ cmp r0, r4 │ │ │ │ - bls 7ecc8 │ │ │ │ + bls 826ec │ │ │ │ ldrb r3, [r5, r4] │ │ │ │ cmp r3, #36 @ 0x24 │ │ │ │ - bne 7ec6c │ │ │ │ + bne 8268c │ │ │ │ add r4, r4, #1 │ │ │ │ ldrb r3, [r5, r4] │ │ │ │ sub r3, r3, #36 @ 0x24 │ │ │ │ cmp r3, #85 @ 0x55 │ │ │ │ - bhi 7ec84 │ │ │ │ + bhi 826a8 │ │ │ │ add r3, r3, r3 │ │ │ │ ldrsh r3, [r9, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop {0} │ │ │ │ - ldr r2, [pc, #2636] @ 7f71c │ │ │ │ - ldr r3, [pc, #2608] @ 7f704 │ │ │ │ + ldr r2, [pc, #2684] @ 83170 │ │ │ │ + ldr r3, [pc, #2656] @ 83158 │ │ │ │ + ldr r0, [pc, #2680] @ 83174 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - ldr r0, [pc, #2624] @ 7f720 │ │ │ │ + add r0, pc, r0 │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #532] @ 0x214 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bne 7f6fc │ │ │ │ + bne 83150 │ │ │ │ add sp, sp, #536 @ 0x218 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldr r3, [pc, #2592] @ 7f724 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldr sl, [sp, #24] │ │ │ │ + add sp, sp, #28 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r3, [pc, #2620] @ 83178 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3, #1116] @ 0x45c │ │ │ │ cmp r3, #1 │ │ │ │ - beq 7f6d4 │ │ │ │ + beq 83128 │ │ │ │ mov r0, sl │ │ │ │ - bl 240d4 │ │ │ │ + bl 2400c │ │ │ │ mov r6, r0 │ │ │ │ - b 7ec84 │ │ │ │ + b 826a8 │ │ │ │ add r6, sp, #20 │ │ │ │ - mov r1, r6 │ │ │ │ mov r0, #0 │ │ │ │ - bl 7e828 │ │ │ │ - ldr r0, [pc, #2544] @ 7f728 │ │ │ │ - mov r2, #512 @ 0x200 │ │ │ │ mov r1, r6 │ │ │ │ + bl 82238 │ │ │ │ + ldr r0, [pc, #2572] @ 8317c │ │ │ │ + mov r1, r6 │ │ │ │ + mov r2, #512 @ 0x200 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 23e94 │ │ │ │ - b 7ed10 │ │ │ │ - ldr r3, [pc, #2516] @ 7f724 │ │ │ │ + bl 23dcc │ │ │ │ + b 82748 │ │ │ │ + ldr r3, [pc, #2544] @ 83178 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3, #1116] @ 0x45c │ │ │ │ cmp r3, #0 │ │ │ │ - bne 7ed10 │ │ │ │ - ldr r1, [pc, #2504] @ 7f72c │ │ │ │ - ldr r0, [pc, #2504] @ 7f730 │ │ │ │ - add r1, pc, r1 │ │ │ │ + bne 82748 │ │ │ │ + ldr r1, [pc, #2532] @ 83180 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ + ldr r0, [pc, #2528] @ 83184 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 23e94 │ │ │ │ - b 7ed10 │ │ │ │ - ldr r3, [pc, #2468] @ 7f724 │ │ │ │ + bl 23dcc │ │ │ │ + b 82748 │ │ │ │ + ldr r3, [pc, #2496] @ 83178 │ │ │ │ add r6, sp, #20 │ │ │ │ - ldr r3, [r8, r3] │ │ │ │ mov r2, #1 │ │ │ │ + mov r0, r6 │ │ │ │ + ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3, #1096] @ 0x448 │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #2460] @ 7f734 │ │ │ │ - mov r0, r6 │ │ │ │ + ldr r3, [pc, #2484] @ 83188 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ mov r1, r3 │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ - ldr r0, [pc, #2436] @ 7f738 │ │ │ │ - mov r2, #512 @ 0x200 │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ + ldr r0, [pc, #2464] @ 8318c │ │ │ │ mov r1, r6 │ │ │ │ + mov r2, #512 @ 0x200 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 23e94 │ │ │ │ - b 7ed10 │ │ │ │ - ldr r3, [pc, #2392] @ 7f724 │ │ │ │ + bl 23dcc │ │ │ │ + b 82748 │ │ │ │ + ldr r3, [pc, #2420] @ 83178 │ │ │ │ add r6, sp, #20 │ │ │ │ - ldr r3, [r8, r3] │ │ │ │ mov r2, #1 │ │ │ │ - add r3, r3, #1120 @ 0x460 │ │ │ │ - vldr s14, [r3, #12] │ │ │ │ - ldr r3, [pc, #2392] @ 7f73c │ │ │ │ mov r0, r6 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ + ldr r3, [r8, r3] │ │ │ │ + add r3, r3, #1120 @ 0x460 │ │ │ │ + vldr s15, [r3, #12] │ │ │ │ + ldr r3, [pc, #2416] @ 83190 │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ mov r1, r3 │ │ │ │ - vstr d7, [sp, #8] │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ - ldr r0, [pc, #2360] @ 7f740 │ │ │ │ - mov r2, #512 @ 0x200 │ │ │ │ + vstr d16, [sp, #8] │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ + ldr r0, [pc, #2388] @ 83194 │ │ │ │ mov r1, r6 │ │ │ │ + mov r2, #512 @ 0x200 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 23e94 │ │ │ │ - b 7ed10 │ │ │ │ - ldr r3, [pc, #2308] @ 7f724 │ │ │ │ + bl 23dcc │ │ │ │ + b 82748 │ │ │ │ + ldr r3, [pc, #2336] @ 83178 │ │ │ │ add r6, sp, #20 │ │ │ │ - ldr r3, [r8, r3] │ │ │ │ mov r2, #1 │ │ │ │ + mov r0, r6 │ │ │ │ + ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #2316] @ 7f744 │ │ │ │ - mov r0, r6 │ │ │ │ + ldr r3, [pc, #2340] @ 83198 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ mov r1, r3 │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ - ldr r0, [pc, #2292] @ 7f748 │ │ │ │ - mov r2, #512 @ 0x200 │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ + ldr r0, [pc, #2320] @ 8319c │ │ │ │ mov r1, r6 │ │ │ │ + mov r2, #512 @ 0x200 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 23e94 │ │ │ │ - b 7ed10 │ │ │ │ - ldr r3, [pc, #2232] @ 7f724 │ │ │ │ + bl 23dcc │ │ │ │ + b 82748 │ │ │ │ + ldr r3, [pc, #2260] @ 83178 │ │ │ │ add r6, sp, #20 │ │ │ │ - ldr r3, [r8, r3] │ │ │ │ mov r2, #1 │ │ │ │ + mov r0, r6 │ │ │ │ + ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #2248] @ 7f74c │ │ │ │ - mov r0, r6 │ │ │ │ + ldr r3, [pc, #2272] @ 831a0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ mov r1, r3 │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ - ldr r0, [pc, #2224] @ 7f750 │ │ │ │ - mov r2, #512 @ 0x200 │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ + ldr r0, [pc, #2252] @ 831a4 │ │ │ │ mov r1, r6 │ │ │ │ + mov r2, #512 @ 0x200 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 23e94 │ │ │ │ - b 7ed10 │ │ │ │ - ldr r1, [pc, #2204] @ 7f754 │ │ │ │ - ldr r0, [pc, #2204] @ 7f758 │ │ │ │ - add r1, pc, r1 │ │ │ │ + bl 23dcc │ │ │ │ + b 82748 │ │ │ │ + ldr r1, [pc, #2232] @ 831a8 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ + ldr r0, [pc, #2228] @ 831ac │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 23e94 │ │ │ │ - b 7ed10 │ │ │ │ - ldr r3, [pc, #2128] @ 7f724 │ │ │ │ + bl 23dcc │ │ │ │ + b 82748 │ │ │ │ + ldr r3, [pc, #2156] @ 83178 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ - ldr r0, [r3, #1124] @ 0x464 │ │ │ │ - ldr r1, [pc, #2172] @ 7f75c │ │ │ │ - asr ip, r0, #31 │ │ │ │ - smull r2, r3, r1, r0 │ │ │ │ + ldr r1, [r3, #1124] @ 0x464 │ │ │ │ + movw r2, #46021 @ 0xb3c5 │ │ │ │ + movt r2, #37282 @ 0x91a2 │ │ │ │ + asr r3, r1, #31 │ │ │ │ + movw r0, #34953 @ 0x8889 │ │ │ │ + movt r0, #34952 @ 0x8888 │ │ │ │ + smull ip, r2, r2, r1 │ │ │ │ add r6, sp, #20 │ │ │ │ - add r3, r3, r0 │ │ │ │ - rsb r3, ip, r3, asr #5 │ │ │ │ - smull r2, r1, r1, r3 │ │ │ │ - ldr r2, [pc, #2148] @ 7f760 │ │ │ │ - add r1, r1, r3 │ │ │ │ - smull lr, r2, r2, r0 │ │ │ │ - add r2, r2, r0 │ │ │ │ - rsb ip, ip, r2, asr #11 │ │ │ │ + add r2, r2, r1 │ │ │ │ + rsb r2, r3, r2, asr #11 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + smull ip, r2, r0, r1 │ │ │ │ + add r2, r2, r1 │ │ │ │ + rsb r3, r3, r2, asr #5 │ │ │ │ + smull r2, r0, r0, r3 │ │ │ │ asr r2, r3, #31 │ │ │ │ - rsb r2, r2, r1, asr #5 │ │ │ │ + add r0, r0, r3 │ │ │ │ + rsb r2, r2, r0, asr #5 │ │ │ │ + mov r0, r6 │ │ │ │ rsb r2, r2, r2, lsl #4 │ │ │ │ sub r2, r3, r2, lsl #2 │ │ │ │ rsb r3, r3, r3, lsl #4 │ │ │ │ - sub r3, r0, r3, lsl #2 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldr r3, [pc, #2104] @ 7f764 │ │ │ │ - str r2, [sp, #8] │ │ │ │ + sub r3, r1, r3, lsl #2 │ │ │ │ + strd r2, [sp, #8] │ │ │ │ + mov r2, #1 │ │ │ │ + ldr r3, [pc, #2104] @ 831b0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ mov r1, r3 │ │ │ │ - mov r2, #1 │ │ │ │ - mov r0, r6 │ │ │ │ - str ip, [sp, #4] │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ - ldr r0, [pc, #2068] @ 7f768 │ │ │ │ - mov r2, #512 @ 0x200 │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ + ldr r0, [pc, #2084] @ 831b4 │ │ │ │ mov r1, r6 │ │ │ │ + mov r2, #512 @ 0x200 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 23e94 │ │ │ │ - b 7ed10 │ │ │ │ - ldr r3, [pc, #1976] @ 7f724 │ │ │ │ + bl 23dcc │ │ │ │ + b 82748 │ │ │ │ + ldr r3, [pc, #2000] @ 83178 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ - ldr r2, [r3, #1124] @ 0x464 │ │ │ │ - ldr r1, [pc, #2020] @ 7f75c │ │ │ │ + ldr r1, [r3, #1124] @ 0x464 │ │ │ │ + movw r3, #34953 @ 0x8889 │ │ │ │ + movt r3, #34952 @ 0x8888 │ │ │ │ add r6, sp, #20 │ │ │ │ - smull r3, r1, r1, r2 │ │ │ │ - asr r3, r2, #31 │ │ │ │ - add r1, r1, r2 │ │ │ │ - rsb r3, r3, r1, asr #5 │ │ │ │ + smull r2, r3, r3, r1 │ │ │ │ + mov r0, r6 │ │ │ │ + add r2, r3, r1 │ │ │ │ + asr r3, r1, #31 │ │ │ │ + rsb r3, r3, r2, asr #5 │ │ │ │ + mov r2, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ rsb r3, r3, r3, lsl #4 │ │ │ │ - sub r2, r2, r3, lsl #2 │ │ │ │ - ldr r3, [pc, #2000] @ 7f76c │ │ │ │ - str r2, [sp, #8] │ │ │ │ + sub r1, r1, r3, lsl #2 │ │ │ │ + ldr r3, [pc, #2004] @ 831b8 │ │ │ │ + str r1, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ mov r1, r3 │ │ │ │ - mov r2, #1 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ - ldr r0, [pc, #1968] @ 7f770 │ │ │ │ - mov r2, #512 @ 0x200 │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ + ldr r0, [pc, #1980] @ 831bc │ │ │ │ mov r1, r6 │ │ │ │ + mov r2, #512 @ 0x200 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 23e94 │ │ │ │ - b 7ed10 │ │ │ │ - ldr r3, [pc, #1868] @ 7f724 │ │ │ │ - ldr r2, [pc, #1924] @ 7f760 │ │ │ │ - ldr r3, [r8, r3] │ │ │ │ + bl 23dcc │ │ │ │ + b 82748 │ │ │ │ + ldr r3, [pc, #1888] @ 83178 │ │ │ │ + movw r2, #46021 @ 0xb3c5 │ │ │ │ + movt r2, #37282 @ 0x91a2 │ │ │ │ add r6, sp, #20 │ │ │ │ - ldr r3, [r3, #1124] @ 0x464 │ │ │ │ mov r0, r6 │ │ │ │ + ldr r3, [r8, r3] │ │ │ │ + ldr r3, [r3, #1124] @ 0x464 │ │ │ │ smull r1, r2, r2, r3 │ │ │ │ add r2, r2, r3 │ │ │ │ asr r3, r3, #31 │ │ │ │ rsb r3, r3, r2, asr #11 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #1904] @ 7f774 │ │ │ │ mov r2, #1 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [pc, #1908] @ 831c0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ mov r1, r3 │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ - ldr r0, [pc, #1880] @ 7f778 │ │ │ │ - mov r2, #512 @ 0x200 │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ + ldr r0, [pc, #1888] @ 831c4 │ │ │ │ mov r1, r6 │ │ │ │ + mov r2, #512 @ 0x200 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 23e94 │ │ │ │ - b 7ed10 │ │ │ │ - ldr r3, [pc, #1772] @ 7f724 │ │ │ │ - ldr r2, [pc, #1824] @ 7f75c │ │ │ │ - ldr r3, [r8, r3] │ │ │ │ + bl 23dcc │ │ │ │ + b 82748 │ │ │ │ + ldr r3, [pc, #1788] @ 83178 │ │ │ │ + movw r2, #34953 @ 0x8889 │ │ │ │ + movt r2, #34952 @ 0x8888 │ │ │ │ add r6, sp, #20 │ │ │ │ - ldr r0, [r3, #1124] @ 0x464 │ │ │ │ - smull ip, r1, r2, r0 │ │ │ │ - asr r3, r0, #31 │ │ │ │ - add r1, r1, r0 │ │ │ │ + ldr r1, [pc, #1852] @ 831c8 │ │ │ │ + ldr r3, [r8, r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [r3, #1124] @ 0x464 │ │ │ │ + str r1, [sp] │ │ │ │ + smull r0, r1, r2, r3 │ │ │ │ + mov r0, r6 │ │ │ │ + add r1, r1, r3 │ │ │ │ + asr r3, r3, #31 │ │ │ │ rsb r3, r3, r1, asr #5 │ │ │ │ smull r1, r2, r2, r3 │ │ │ │ - mov r0, r6 │ │ │ │ - add r1, r2, r3 │ │ │ │ - asr r2, r3, #31 │ │ │ │ - rsb r2, r2, r1, asr #5 │ │ │ │ + asr r1, r3, #31 │ │ │ │ + add r2, r2, r3 │ │ │ │ + rsb r2, r1, r2, asr #5 │ │ │ │ rsb r2, r2, r2, lsl #4 │ │ │ │ sub r3, r3, r2, lsl #2 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #1792] @ 7f77c │ │ │ │ mov r2, #1 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [sp] │ │ │ │ + str r3, [sp, #4] │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ mov r1, r3 │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ - ldr r0, [pc, #1768] @ 7f780 │ │ │ │ - mov r2, #512 @ 0x200 │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ + ldr r0, [pc, #1772] @ 831cc │ │ │ │ mov r1, r6 │ │ │ │ + mov r2, #512 @ 0x200 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 23e94 │ │ │ │ - b 7ed10 │ │ │ │ - ldr r3, [pc, #1652] @ 7f724 │ │ │ │ - ldr r1, [pc, #1704] @ 7f75c │ │ │ │ - ldr r3, [r8, r3] │ │ │ │ + bl 23dcc │ │ │ │ + b 82748 │ │ │ │ + ldr r3, [pc, #1664] @ 83178 │ │ │ │ + movw r2, #34953 @ 0x8889 │ │ │ │ + movt r2, #34952 @ 0x8888 │ │ │ │ add r6, sp, #20 │ │ │ │ - ldr r3, [r3, #1124] @ 0x464 │ │ │ │ mov r0, r6 │ │ │ │ - smull r2, r1, r1, r3 │ │ │ │ + ldr r3, [r8, r3] │ │ │ │ + ldr r3, [r3, #1124] @ 0x464 │ │ │ │ + smull r1, r2, r2, r3 │ │ │ │ + add r1, r2, r3 │ │ │ │ asr r2, r3, #31 │ │ │ │ - add r1, r1, r3 │ │ │ │ rsb r2, r2, r1, asr #5 │ │ │ │ rsb r2, r2, r2, lsl #4 │ │ │ │ sub r3, r3, r2, lsl #2 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #1696] @ 7f784 │ │ │ │ mov r2, #1 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [pc, #1692] @ 831d0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ mov r1, r3 │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ - ldr r0, [pc, #1672] @ 7f788 │ │ │ │ - mov r2, #512 @ 0x200 │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ + ldr r0, [pc, #1672] @ 831d4 │ │ │ │ mov r1, r6 │ │ │ │ + mov r2, #512 @ 0x200 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 23e94 │ │ │ │ - b 7ed10 │ │ │ │ - ldr r3, [pc, #1548] @ 7f724 │ │ │ │ + bl 23dcc │ │ │ │ + b 82748 │ │ │ │ + ldr r3, [pc, #1556] @ 83178 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ - ldr r0, [r3, #1120] @ 0x460 │ │ │ │ - b 7eed8 │ │ │ │ - ldr r3, [pc, #1532] @ 7f724 │ │ │ │ - ldr r3, [r8, r3] │ │ │ │ - ldr r2, [r3, #1120] @ 0x460 │ │ │ │ - b 7ef70 │ │ │ │ - ldr r3, [pc, #1516] @ 7f724 │ │ │ │ - ldr r1, [pc, #1568] @ 7f75c │ │ │ │ + ldr r1, [r3, #1120] @ 0x460 │ │ │ │ + b 82910 │ │ │ │ + ldr r3, [pc, #1540] @ 83178 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ + ldr r1, [r3, #1120] @ 0x460 │ │ │ │ + b 829ac │ │ │ │ + ldr r3, [pc, #1524] @ 83178 │ │ │ │ + movw r1, #34953 @ 0x8889 │ │ │ │ + movt r1, #34952 @ 0x8888 │ │ │ │ add r6, sp, #20 │ │ │ │ + ldr r3, [r8, r3] │ │ │ │ ldr r2, [r3, #1124] @ 0x464 │ │ │ │ - smull r0, r3, r1, r2 │ │ │ │ + movw r3, #46021 @ 0xb3c5 │ │ │ │ + movt r3, #37282 @ 0x91a2 │ │ │ │ + smull r0, r3, r3, r2 │ │ │ │ + add r0, r3, r2 │ │ │ │ + smull ip, r3, r1, r2 │ │ │ │ asr ip, r2, #31 │ │ │ │ add r3, r3, r2 │ │ │ │ rsb r3, ip, r3, asr #5 │ │ │ │ + rsb ip, ip, r0, asr #11 │ │ │ │ smull r0, r1, r1, r3 │ │ │ │ + str ip, [sp, #4] │ │ │ │ add r0, r1, r3 │ │ │ │ - ldr r1, [pc, #1532] @ 7f760 │ │ │ │ - smull lr, r1, r1, r2 │ │ │ │ - add r1, r1, r2 │ │ │ │ - rsb ip, ip, r1, asr #11 │ │ │ │ asr r1, r3, #31 │ │ │ │ rsb r1, r1, r0, asr #5 │ │ │ │ + mov r0, r6 │ │ │ │ rsb r1, r1, r1, lsl #4 │ │ │ │ sub r1, r3, r1, lsl #2 │ │ │ │ rsb r3, r3, r3, lsl #4 │ │ │ │ sub r3, r2, r3, lsl #2 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldr r3, [pc, #1532] @ 7f78c │ │ │ │ + mov r2, #1 │ │ │ │ str r1, [sp, #8] │ │ │ │ + str r3, [sp, #12] │ │ │ │ + ldr r3, [pc, #1508] @ 831d8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ mov r1, r3 │ │ │ │ - mov r2, #1 │ │ │ │ - mov r0, r6 │ │ │ │ - str ip, [sp, #4] │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ - ldr r0, [pc, #1496] @ 7f790 │ │ │ │ - mov r2, #512 @ 0x200 │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ + ldr r0, [pc, #1488] @ 831dc │ │ │ │ mov r1, r6 │ │ │ │ + mov r2, #512 @ 0x200 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 23e94 │ │ │ │ - b 7ed10 │ │ │ │ - ldr r3, [pc, #1364] @ 7f724 │ │ │ │ + bl 23dcc │ │ │ │ + b 82748 │ │ │ │ + ldr r3, [pc, #1364] @ 83178 │ │ │ │ add r6, sp, #20 │ │ │ │ - ldr r3, [r8, r3] │ │ │ │ mov r2, #1 │ │ │ │ - add r3, r3, #1136 @ 0x470 │ │ │ │ - vldr s14, [r3] │ │ │ │ - ldr r3, [pc, #1452] @ 7f794 │ │ │ │ mov r0, r6 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ + ldr r3, [r8, r3] │ │ │ │ + add r3, r3, #1136 @ 0x470 │ │ │ │ + vldr s15, [r3] │ │ │ │ + ldr r3, [pc, #1440] @ 831e0 │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ mov r1, r3 │ │ │ │ - vstr d7, [sp, #8] │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ - ldr r0, [pc, #1420] @ 7f798 │ │ │ │ - mov r2, #512 @ 0x200 │ │ │ │ + vstr d16, [sp, #8] │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ + ldr r0, [pc, #1412] @ 831e4 │ │ │ │ mov r1, r6 │ │ │ │ + mov r2, #512 @ 0x200 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 23e94 │ │ │ │ - b 7ed10 │ │ │ │ - ldr r3, [pc, #1280] @ 7f724 │ │ │ │ + bl 23dcc │ │ │ │ + b 82748 │ │ │ │ + ldr r3, [pc, #1280] @ 83178 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 7f674 │ │ │ │ - ldr r2, [pc, #1380] @ 7f79c │ │ │ │ + beq 830c8 │ │ │ │ + ldr r2, [pc, #1372] @ 831e8 │ │ │ │ add r6, sp, #20 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #512 @ 0x200 │ │ │ │ mov r0, r6 │ │ │ │ - bl 250b8 │ │ │ │ - ldr r0, [pc, #1360] @ 7f7a0 │ │ │ │ - mov r2, #512 @ 0x200 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl 24fe4 │ │ │ │ + ldr r0, [pc, #1352] @ 831ec │ │ │ │ mov r1, r6 │ │ │ │ + mov r2, #512 @ 0x200 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 23e94 │ │ │ │ - b 7ed10 │ │ │ │ - ldr r3, [pc, #1212] @ 7f724 │ │ │ │ + bl 23dcc │ │ │ │ + b 82748 │ │ │ │ + ldr r3, [pc, #1212] @ 83178 │ │ │ │ add r6, sp, #20 │ │ │ │ - ldr r3, [r8, r3] │ │ │ │ mov r2, #1 │ │ │ │ - add r3, r3, #1136 @ 0x470 │ │ │ │ - vldr s14, [r3] │ │ │ │ - ldr r3, [pc, #1316] @ 7f7a4 │ │ │ │ mov r0, r6 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ + ldr r3, [r8, r3] │ │ │ │ + add r3, r3, #1136 @ 0x470 │ │ │ │ + vldr s15, [r3] │ │ │ │ + ldr r3, [pc, #1304] @ 831f0 │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ mov r1, r3 │ │ │ │ - vstr d7, [sp, #8] │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ - ldr r0, [pc, #1284] @ 7f7a8 │ │ │ │ - mov r2, #512 @ 0x200 │ │ │ │ + vstr d16, [sp, #8] │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ + ldr r0, [pc, #1276] @ 831f4 │ │ │ │ mov r1, r6 │ │ │ │ + mov r2, #512 @ 0x200 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 23e94 │ │ │ │ - b 7ed10 │ │ │ │ + bl 23dcc │ │ │ │ + b 82748 │ │ │ │ add r6, sp, #20 │ │ │ │ - mov r1, r6 │ │ │ │ mov r0, #2 │ │ │ │ - bl 7e828 │ │ │ │ - ldr r0, [pc, #1248] @ 7f7ac │ │ │ │ - mov r2, #512 @ 0x200 │ │ │ │ mov r1, r6 │ │ │ │ + bl 82238 │ │ │ │ + ldr r0, [pc, #1240] @ 831f8 │ │ │ │ + mov r1, r6 │ │ │ │ + mov r2, #512 @ 0x200 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 23e94 │ │ │ │ - b 7ed10 │ │ │ │ + bl 23dcc │ │ │ │ + b 82748 │ │ │ │ add r6, sp, #20 │ │ │ │ - mov r1, r6 │ │ │ │ mov r0, #4 │ │ │ │ - bl 7e828 │ │ │ │ - ldr r0, [pc, #1212] @ 7f7b0 │ │ │ │ - mov r2, #512 @ 0x200 │ │ │ │ mov r1, r6 │ │ │ │ + bl 82238 │ │ │ │ + ldr r0, [pc, #1204] @ 831fc │ │ │ │ + mov r1, r6 │ │ │ │ + mov r2, #512 @ 0x200 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 23e94 │ │ │ │ - b 7ed10 │ │ │ │ - ldr r3, [pc, #1048] @ 7f724 │ │ │ │ + bl 23dcc │ │ │ │ + b 82748 │ │ │ │ + ldr r3, [pc, #1048] @ 83178 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3, #1116] @ 0x45c │ │ │ │ cmp r3, #1 │ │ │ │ - beq 7f6b8 │ │ │ │ + beq 8310c │ │ │ │ cmp r3, #2 │ │ │ │ - beq 7f594 │ │ │ │ + beq 82fe8 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 7ed10 │ │ │ │ - ldr r1, [pc, #1156] @ 7f7b4 │ │ │ │ - ldr r0, [pc, #1156] @ 7f7b8 │ │ │ │ - add r1, pc, r1 │ │ │ │ + bne 82748 │ │ │ │ + ldr r1, [pc, #1148] @ 83200 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ + ldr r0, [pc, #1144] @ 83204 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 23e94 │ │ │ │ - b 7ed10 │ │ │ │ - ldr r3, [pc, #984] @ 7f724 │ │ │ │ - ldr r2, [pc, #1132] @ 7f7bc │ │ │ │ + bl 23dcc │ │ │ │ + b 82748 │ │ │ │ + ldr r3, [pc, #984] @ 83178 │ │ │ │ + ldr r2, [pc, #1124] @ 83208 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r3, #28] │ │ │ │ cmp r3, #17 │ │ │ │ - bhi 7f550 │ │ │ │ + bhi 82fa4 │ │ │ │ ldrb r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop {0} │ │ │ │ - ldr r3, [pc, #944] @ 7f724 │ │ │ │ + ldr r3, [pc, #944] @ 83178 │ │ │ │ add r6, sp, #20 │ │ │ │ - ldr r3, [r8, r3] │ │ │ │ mov r2, #1 │ │ │ │ - add r3, r3, #1120 @ 0x460 │ │ │ │ - vldr s14, [r3, #12] │ │ │ │ - ldr r3, [pc, #1076] @ 7f7c0 │ │ │ │ mov r0, r6 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ + ldr r3, [r8, r3] │ │ │ │ + add r3, r3, #1120 @ 0x460 │ │ │ │ + vldr s15, [r3, #12] │ │ │ │ + ldr r3, [pc, #1064] @ 8320c │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ mov r1, r3 │ │ │ │ - vstr d7, [sp, #8] │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ - ldr r0, [pc, #1044] @ 7f7c4 │ │ │ │ - mov r2, #512 @ 0x200 │ │ │ │ + vstr d16, [sp, #8] │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ + ldr r0, [pc, #1036] @ 83210 │ │ │ │ mov r1, r6 │ │ │ │ + mov r2, #512 @ 0x200 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 23e94 │ │ │ │ - b 7ed10 │ │ │ │ - ldr r3, [pc, #860] @ 7f724 │ │ │ │ + bl 23dcc │ │ │ │ + b 82748 │ │ │ │ + ldr r3, [pc, #860] @ 83178 │ │ │ │ add r6, sp, #20 │ │ │ │ - ldr r3, [r8, r3] │ │ │ │ mov r2, #1 │ │ │ │ - add r3, r3, #1120 @ 0x460 │ │ │ │ - vldr s14, [r3, #12] │ │ │ │ - ldr r3, [pc, #1000] @ 7f7c8 │ │ │ │ mov r0, r6 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ + ldr r3, [r8, r3] │ │ │ │ + add r3, r3, #1120 @ 0x460 │ │ │ │ + vldr s15, [r3, #12] │ │ │ │ + ldr r3, [pc, #988] @ 83214 │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ mov r1, r3 │ │ │ │ - vstr d7, [sp, #8] │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ - ldr r0, [pc, #968] @ 7f7cc │ │ │ │ - mov r2, #512 @ 0x200 │ │ │ │ + vstr d16, [sp, #8] │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ + ldr r0, [pc, #960] @ 83218 │ │ │ │ mov r1, r6 │ │ │ │ + mov r2, #512 @ 0x200 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 23e94 │ │ │ │ - b 7ed10 │ │ │ │ - ldr r3, [pc, #776] @ 7f724 │ │ │ │ + bl 23dcc │ │ │ │ + b 82748 │ │ │ │ + ldr r3, [pc, #776] @ 83178 │ │ │ │ ldr r2, [r8, r3] │ │ │ │ ldr r3, [r2, #32] │ │ │ │ cmp r3, #1 │ │ │ │ - beq 7f69c │ │ │ │ + beq 830f0 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 7f56c │ │ │ │ + beq 82fc0 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 7f680 │ │ │ │ - ldr r1, [pc, #912] @ 7f7d0 │ │ │ │ - ldr r0, [pc, #912] @ 7f7d4 │ │ │ │ - add r1, pc, r1 │ │ │ │ + bne 830d4 │ │ │ │ + ldr r1, [pc, #904] @ 8321c │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ + ldr r0, [pc, #900] @ 83220 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 23e94 │ │ │ │ - b 7ed10 │ │ │ │ - ldr r3, [pc, #712] @ 7f724 │ │ │ │ + bl 23dcc │ │ │ │ + b 82748 │ │ │ │ + ldr r3, [pc, #712] @ 83178 │ │ │ │ add r6, sp, #20 │ │ │ │ - ldr r3, [r8, r3] │ │ │ │ mov r2, #1 │ │ │ │ - add r3, r3, #1136 @ 0x470 │ │ │ │ - vldr s14, [r3] │ │ │ │ - ldr r3, [pc, #868] @ 7f7d8 │ │ │ │ mov r0, r6 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ + ldr r3, [r8, r3] │ │ │ │ + add r3, r3, #1136 @ 0x470 │ │ │ │ + vldr s15, [r3] │ │ │ │ + ldr r3, [pc, #856] @ 83224 │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ mov r1, r3 │ │ │ │ - vstr d7, [sp, #8] │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ - ldr r0, [pc, #836] @ 7f7dc │ │ │ │ - mov r2, #512 @ 0x200 │ │ │ │ + vstr d16, [sp, #8] │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ + ldr r0, [pc, #828] @ 83228 │ │ │ │ mov r1, r6 │ │ │ │ + mov r2, #512 @ 0x200 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 23e94 │ │ │ │ - b 7ed10 │ │ │ │ - ldr r3, [pc, #628] @ 7f724 │ │ │ │ + bl 23dcc │ │ │ │ + b 82748 │ │ │ │ + ldr r3, [pc, #628] @ 83178 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3, #1116] @ 0x45c │ │ │ │ cmp r3, #2 │ │ │ │ - bne 7ed10 │ │ │ │ - ldr r1, [pc, #796] @ 7f7e0 │ │ │ │ - ldr r0, [pc, #796] @ 7f7e4 │ │ │ │ - add r1, pc, r1 │ │ │ │ + bne 82748 │ │ │ │ + ldr r1, [pc, #788] @ 8322c │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ + ldr r0, [pc, #784] @ 83230 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 23e94 │ │ │ │ - b 7ed10 │ │ │ │ + bl 23dcc │ │ │ │ + b 82748 │ │ │ │ add r6, sp, #20 │ │ │ │ - mov r1, r6 │ │ │ │ mov r0, #1 │ │ │ │ - bl 7e828 │ │ │ │ - ldr r0, [pc, #760] @ 7f7e8 │ │ │ │ - mov r2, #512 @ 0x200 │ │ │ │ mov r1, r6 │ │ │ │ + bl 82238 │ │ │ │ + ldr r0, [pc, #752] @ 83234 │ │ │ │ + mov r1, r6 │ │ │ │ + mov r2, #512 @ 0x200 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 23e94 │ │ │ │ - b 7ed10 │ │ │ │ - ldr r3, [pc, #540] @ 7f724 │ │ │ │ + bl 23dcc │ │ │ │ + b 82748 │ │ │ │ + ldr r3, [pc, #540] @ 83178 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, r3, #1136 @ 0x470 │ │ │ │ vldr s15, [r2, #4] │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - blt 7ed10 │ │ │ │ + blt 82748 │ │ │ │ add r3, r3, #1120 @ 0x460 │ │ │ │ vldr s14, [r3, #12] │ │ │ │ vldr s15, [r3, #24] │ │ │ │ vcmp.f32 s14, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne 7ed10 │ │ │ │ - ldr r1, [pc, #688] @ 7f7ec │ │ │ │ - ldr r0, [pc, #688] @ 7f7f0 │ │ │ │ - add r1, pc, r1 │ │ │ │ + bne 82748 │ │ │ │ + ldr r1, [pc, #680] @ 83238 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 23e94 │ │ │ │ - b 7ed10 │ │ │ │ - ldr r1, [pc, #668] @ 7f7f4 │ │ │ │ - ldr r0, [pc, #668] @ 7f7f8 │ │ │ │ + ldr r0, [pc, #676] @ 8323c │ │ │ │ add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl 23dcc │ │ │ │ + b 82748 │ │ │ │ + ldr r1, [pc, #660] @ 83240 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ + ldr r0, [pc, #656] @ 83244 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 23e94 │ │ │ │ - b 7ed10 │ │ │ │ + bl 23dcc │ │ │ │ + b 82748 │ │ │ │ ldr r3, [r2, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 7f6f0 │ │ │ │ - ldr r1, [pc, #636] @ 7f7fc │ │ │ │ + beq 83144 │ │ │ │ + ldr r1, [pc, #628] @ 83248 │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #632] @ 7f800 │ │ │ │ + ldr r0, [pc, #624] @ 8324c │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 23e94 │ │ │ │ - b 7ed10 │ │ │ │ - ldr r1, [pc, #616] @ 7f804 │ │ │ │ - ldr r0, [pc, #616] @ 7f808 │ │ │ │ - add r1, pc, r1 │ │ │ │ + bl 23dcc │ │ │ │ + b 82748 │ │ │ │ + ldr r1, [pc, #608] @ 83250 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 23e94 │ │ │ │ - b 7ed10 │ │ │ │ - ldr r1, [pc, #596] @ 7f80c │ │ │ │ - ldr r0, [pc, #596] @ 7f810 │ │ │ │ + ldr r0, [pc, #604] @ 83254 │ │ │ │ add r1, pc, r1 │ │ │ │ - mov r2, #512 @ 0x200 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 23e94 │ │ │ │ - b 7ed10 │ │ │ │ - ldr r1, [pc, #576] @ 7f814 │ │ │ │ - ldr r0, [pc, #576] @ 7f818 │ │ │ │ - add r1, pc, r1 │ │ │ │ + bl 23dcc │ │ │ │ + b 82748 │ │ │ │ + ldr r1, [pc, #588] @ 83258 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 23e94 │ │ │ │ - b 7ed10 │ │ │ │ - ldr r1, [pc, #556] @ 7f81c │ │ │ │ - ldr r0, [pc, #556] @ 7f820 │ │ │ │ + ldr r0, [pc, #584] @ 8325c │ │ │ │ add r1, pc, r1 │ │ │ │ - mov r2, #512 @ 0x200 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 23e94 │ │ │ │ - b 7ed10 │ │ │ │ - ldr r1, [pc, #536] @ 7f824 │ │ │ │ - ldr r0, [pc, #536] @ 7f828 │ │ │ │ - add r1, pc, r1 │ │ │ │ + bl 23dcc │ │ │ │ + b 82748 │ │ │ │ + ldr r1, [pc, #568] @ 83260 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 23e94 │ │ │ │ - b 7ed10 │ │ │ │ - ldr r1, [pc, #516] @ 7f82c │ │ │ │ - ldr r0, [pc, #516] @ 7f830 │ │ │ │ + ldr r0, [pc, #564] @ 83264 │ │ │ │ add r1, pc, r1 │ │ │ │ - mov r2, #512 @ 0x200 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 23e94 │ │ │ │ - b 7ed10 │ │ │ │ - ldr r1, [pc, #496] @ 7f834 │ │ │ │ - ldr r0, [pc, #496] @ 7f838 │ │ │ │ - add r1, pc, r1 │ │ │ │ + bl 23dcc │ │ │ │ + b 82748 │ │ │ │ + ldr r1, [pc, #548] @ 83268 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 23e94 │ │ │ │ - b 7ed10 │ │ │ │ - ldr r1, [pc, #476] @ 7f83c │ │ │ │ - ldr r0, [pc, #476] @ 7f840 │ │ │ │ + ldr r0, [pc, #544] @ 8326c │ │ │ │ add r1, pc, r1 │ │ │ │ - mov r2, #512 @ 0x200 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 23e94 │ │ │ │ - b 7ed10 │ │ │ │ - ldr r3, [pc, #456] @ 7f844 │ │ │ │ - add r3, pc, r3 │ │ │ │ - b 7f230 │ │ │ │ - ldr r1, [pc, #448] @ 7f848 │ │ │ │ - ldr r0, [pc, #448] @ 7f84c │ │ │ │ - add r1, pc, r1 │ │ │ │ + bl 23dcc │ │ │ │ + b 82748 │ │ │ │ + ldr r1, [pc, #528] @ 83270 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 23e94 │ │ │ │ - b 7ed10 │ │ │ │ - ldr r1, [pc, #428] @ 7f850 │ │ │ │ - ldr r0, [pc, #428] @ 7f854 │ │ │ │ + ldr r0, [pc, #524] @ 83274 │ │ │ │ add r1, pc, r1 │ │ │ │ - mov r2, #512 @ 0x200 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 23e94 │ │ │ │ - b 7ed10 │ │ │ │ - ldr r1, [pc, #408] @ 7f858 │ │ │ │ - ldr r0, [pc, #408] @ 7f85c │ │ │ │ - add r1, pc, r1 │ │ │ │ + bl 23dcc │ │ │ │ + b 82748 │ │ │ │ + ldr r1, [pc, #508] @ 83278 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 23e94 │ │ │ │ - b 7ed10 │ │ │ │ - ldr r1, [pc, #388] @ 7f860 │ │ │ │ - ldr r0, [pc, #388] @ 7f864 │ │ │ │ + ldr r0, [pc, #504] @ 8327c │ │ │ │ add r1, pc, r1 │ │ │ │ - mov r2, #512 @ 0x200 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 23e94 │ │ │ │ - b 7ed10 │ │ │ │ - ldr r1, [pc, #368] @ 7f868 │ │ │ │ - add r1, pc, r1 │ │ │ │ - b 7f580 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq pc, fp, r8, lsr #13 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq lr, ip, r0, lsl #9 │ │ │ │ - eoreq pc, fp, r0, lsl #13 │ │ │ │ - andseq sl, sp, r2, ror r5 │ │ │ │ - eoreq lr, ip, r4, ror #8 │ │ │ │ - eoreq lr, ip, ip, asr r4 │ │ │ │ - strdeq pc, [fp], -r0 @ │ │ │ │ - ldrdeq lr, [ip], -r0 @ │ │ │ │ - andeq r1, r0, r4, ror #21 │ │ │ │ - eoreq lr, ip, r0, lsl #7 │ │ │ │ - andseq sl, r5, r8, ror r3 │ │ │ │ - eoreq lr, ip, r0, asr r3 │ │ │ │ - andseq r9, r4, r8, ror #2 │ │ │ │ - eoreq lr, ip, r4, lsl #6 │ │ │ │ - andseq sp, r5, r4, asr #32 │ │ │ │ - strhteq lr, [ip], -r0 │ │ │ │ - andseq sp, r7, r4, lsl r5 │ │ │ │ - eoreq lr, ip, r4, ror #4 │ │ │ │ - andseq sp, r7, r8, asr #9 │ │ │ │ - eoreq lr, ip, r8, lsl r2 │ │ │ │ - andseq ip, r5, ip, lsl #31 │ │ │ │ - strdeq lr, [ip], -ip @ │ │ │ │ - stmhi r8, {r0, r3, r7, fp, pc} │ │ │ │ - @ instruction: 0x91a2b3c5 │ │ │ │ - andseq r8, r4, r4, lsr #15 │ │ │ │ - eoreq lr, ip, r4, ror #2 │ │ │ │ - andseq ip, r5, r4, ror lr │ │ │ │ - strdeq lr, [ip], -r8 @ │ │ │ │ - @ instruction: 0x00148efc │ │ │ │ - mlaeq ip, r8, r0, lr │ │ │ │ - andseq r8, r4, r4, lsl #29 │ │ │ │ - eoreq lr, ip, r0, lsr #32 │ │ │ │ - andseq r8, r4, ip, lsl lr │ │ │ │ - strhteq sp, [ip], -r8 │ │ │ │ - andseq ip, r5, ip, lsl #25 │ │ │ │ - eoreq sp, ip, r0, lsl #30 │ │ │ │ - andseq ip, r5, r8, asr #24 │ │ │ │ - eoreq sp, ip, ip, lsr #29 │ │ │ │ - andseq r4, r8, r0, lsl #16 │ │ │ │ - eoreq sp, ip, r8, ror #28 │ │ │ │ - @ instruction: 0x0015cbb8 │ │ │ │ - eoreq sp, ip, r4, lsl lr │ │ │ │ - eoreq sp, ip, ip, ror #27 │ │ │ │ - eoreq sp, ip, r4, asr #27 │ │ │ │ - andseq r9, r5, ip, lsr #27 │ │ │ │ - eoreq sp, ip, r4, lsl #27 │ │ │ │ - andseq r9, sp, r2, lsr #30 │ │ │ │ - andseq ip, r5, ip, lsr #21 │ │ │ │ - eoreq sp, ip, r8, lsl #26 │ │ │ │ - andseq ip, r5, r0, asr sl │ │ │ │ - strhteq sp, [ip], -r4 │ │ │ │ - andseq r5, r6, r0, lsl r7 │ │ │ │ - eoreq sp, ip, r4, ror ip │ │ │ │ - @ instruction: 0x0015c9b4 │ │ │ │ - eoreq sp, ip, r0, lsr #24 │ │ │ │ - andseq r3, r6, r8, lsl #12 │ │ │ │ - strdeq sp, [ip], -r0 @ │ │ │ │ - eoreq sp, ip, r8, asr #23 │ │ │ │ - andseq r9, r5, r8, ror pc │ │ │ │ - eoreq sp, ip, r8, ror fp │ │ │ │ - andseq r6, r7, r0, lsr #24 │ │ │ │ - eoreq sp, ip, ip, asr fp │ │ │ │ - andseq sp, r7, ip, ror r7 │ │ │ │ - eoreq sp, ip, r4, lsr fp │ │ │ │ - andseq r3, r6, r0, lsr r5 │ │ │ │ - eoreq sp, ip, r8, lsl fp │ │ │ │ - andseq r6, r5, r0, lsr sl │ │ │ │ - strdeq sp, [ip], -ip @ │ │ │ │ - @ instruction: 0x001771dc │ │ │ │ - eoreq sp, ip, r0, ror #21 │ │ │ │ - andseq fp, r4, r4, lsr sp │ │ │ │ - eoreq sp, ip, r4, asr #21 │ │ │ │ - andseq sl, r7, r8, lsr #1 │ │ │ │ - eoreq sp, ip, r8, lsr #21 │ │ │ │ - andseq r1, r8, ip, ror #22 │ │ │ │ - eoreq sp, ip, ip, lsl #21 │ │ │ │ - andseq r6, r5, r4, lsr #21 │ │ │ │ - eoreq sp, ip, r0, ror sl │ │ │ │ - andseq r4, r6, ip, lsr #7 │ │ │ │ - eoreq sp, ip, r4, asr sl │ │ │ │ - @ instruction: 0x0014ccd4 │ │ │ │ - andseq sp, r7, r0, ror r6 │ │ │ │ - eoreq sp, ip, ip, lsr #20 │ │ │ │ - mulseq r8, r0, r2 │ │ │ │ - eoreq sp, ip, r0, lsl sl │ │ │ │ - andseq sp, r5, r0, lsr sl │ │ │ │ - strdeq sp, [ip], -r4 @ │ │ │ │ - andseq sp, r5, r4, lsl sl │ │ │ │ - ldrdeq sp, [ip], -r8 @ │ │ │ │ - andseq ip, r4, r4, lsr #15 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + bl 23dcc │ │ │ │ + b 82748 │ │ │ │ + ldr r1, [pc, #488] @ 83280 │ │ │ │ + mov r2, #512 @ 0x200 │ │ │ │ + ldr r0, [pc, #484] @ 83284 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl 23dcc │ │ │ │ + b 82748 │ │ │ │ + ldr r1, [pc, #468] @ 83288 │ │ │ │ + mov r2, #512 @ 0x200 │ │ │ │ + ldr r0, [pc, #464] @ 8328c │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl 23dcc │ │ │ │ + b 82748 │ │ │ │ + ldr r3, [pc, #448] @ 83290 │ │ │ │ + add r3, pc, r3 │ │ │ │ + b 82c84 │ │ │ │ + ldr r1, [pc, #440] @ 83294 │ │ │ │ + mov r2, #512 @ 0x200 │ │ │ │ + ldr r0, [pc, #436] @ 83298 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl 23dcc │ │ │ │ + b 82748 │ │ │ │ + ldr r1, [pc, #420] @ 8329c │ │ │ │ + mov r2, #512 @ 0x200 │ │ │ │ + ldr r0, [pc, #416] @ 832a0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl 23dcc │ │ │ │ + b 82748 │ │ │ │ + ldr r1, [pc, #400] @ 832a4 │ │ │ │ + mov r2, #512 @ 0x200 │ │ │ │ + ldr r0, [pc, #396] @ 832a8 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl 23dcc │ │ │ │ + b 82748 │ │ │ │ + ldr r1, [pc, #380] @ 832ac │ │ │ │ + mov r2, #512 @ 0x200 │ │ │ │ + ldr r0, [pc, #376] @ 832b0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl 23dcc │ │ │ │ + b 82748 │ │ │ │ + ldr r1, [pc, #360] @ 832b4 │ │ │ │ + add r1, pc, r1 │ │ │ │ + b 82fd4 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eoreq fp, sp, r4, lsl #25 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eoreq sl, lr, r4, ror #20 │ │ │ │ + eoreq fp, sp, r0, ror ip │ │ │ │ + mulseq lr, sl, sp │ │ │ │ + eoreq sl, lr, ip, lsr sl │ │ │ │ + eoreq sl, lr, r8, lsr sl │ │ │ │ + ldrdeq fp, [sp], -r8 @ │ │ │ │ + strhteq sl, [lr], -ip │ │ │ │ + ldrdeq r1, [r0], -r0 │ │ │ │ + eoreq sl, lr, r8, asr #18 │ │ │ │ + andseq r8, r6, ip, lsl #23 │ │ │ │ + eoreq sl, lr, r8, lsl r9 │ │ │ │ + andseq r7, r5, r0, lsl #19 │ │ │ │ + eoreq sl, lr, ip, asr #17 │ │ │ │ + andseq fp, r6, ip, asr r8 │ │ │ │ + eoreq sl, lr, r8, ror r8 │ │ │ │ + andseq fp, r8, ip, lsr #26 │ │ │ │ + eoreq sl, lr, ip, lsr #16 │ │ │ │ + andseq fp, r8, r0, ror #25 │ │ │ │ + eoreq sl, lr, r0, ror #15 │ │ │ │ + andseq fp, r6, r0, lsr #15 │ │ │ │ + eoreq sl, lr, r4, asr #15 │ │ │ │ + andseq r6, r5, ip, lsr #31 │ │ │ │ + eoreq sl, lr, r8, lsr #14 │ │ │ │ + andseq fp, r6, ip, ror r6 │ │ │ │ + strhteq sl, [lr], -r8 │ │ │ │ + andseq r7, r5, r8, lsl #14 │ │ │ │ + eoreq sl, lr, r4, asr r6 │ │ │ │ + andseq r7, r5, r4, asr #13 │ │ │ │ + ldrdeq sl, [lr], -r8 @ │ │ │ │ + andseq r7, r5, r0, lsr #12 │ │ │ │ + eoreq sl, lr, ip, ror #10 │ │ │ │ + andseq fp, r6, ip, ror r4 │ │ │ │ + eoreq sl, lr, ip, lsr #9 │ │ │ │ + andseq fp, r6, r4, asr #8 │ │ │ │ + eoreq sl, lr, r8, asr r4 │ │ │ │ + @ instruction: 0x00192ff4 │ │ │ │ + eoreq sl, lr, r4, lsl r4 │ │ │ │ + @ instruction: 0x0016b3b4 │ │ │ │ + eoreq sl, lr, r0, asr #7 │ │ │ │ + mlaeq lr, r8, r3, sl │ │ │ │ + eoreq sl, lr, r0, ror r3 │ │ │ │ + andseq r8, r6, r4, lsr #11 │ │ │ │ + eoreq sl, lr, r0, lsr r3 │ │ │ │ + andseq r8, lr, lr, lsl r7 │ │ │ │ + andseq fp, r6, r8, lsr #5 │ │ │ │ + strhteq sl, [lr], -r4 │ │ │ │ + andseq fp, r6, ip, asr #4 │ │ │ │ + eoreq sl, lr, r0, ror #4 │ │ │ │ + andseq r3, r7, r8, lsl #30 │ │ │ │ + eoreq sl, lr, r0, lsr #4 │ │ │ │ + @ instruction: 0x0016b1b0 │ │ │ │ + eoreq sl, lr, ip, asr #3 │ │ │ │ + andseq r1, r7, r0, lsl #28 │ │ │ │ + mlaeq lr, ip, r1, sl │ │ │ │ + eoreq sl, lr, r4, ror r1 │ │ │ │ + andseq r8, r6, r0, ror r7 │ │ │ │ + eoreq sl, lr, r4, lsr #2 │ │ │ │ + andseq r5, r8, r8, lsl r4 │ │ │ │ + eoreq sl, lr, r8, lsl #2 │ │ │ │ + andseq fp, r8, r8, ror pc │ │ │ │ + eoreq sl, lr, r0, ror #1 │ │ │ │ + andseq r1, r7, r8, lsr #26 │ │ │ │ + eoreq sl, lr, r4, asr #1 │ │ │ │ + andseq r5, r6, r8, lsr #4 │ │ │ │ + eoreq sl, lr, r8, lsr #1 │ │ │ │ + @ instruction: 0x001859d4 │ │ │ │ + eoreq sl, lr, ip, lsl #1 │ │ │ │ + andseq sl, r5, ip, lsr #10 │ │ │ │ + eoreq sl, lr, r0, ror r0 │ │ │ │ + andseq r8, r8, r0, lsr #17 │ │ │ │ + eoreq sl, lr, r4, asr r0 │ │ │ │ + andseq r0, r9, r4, ror #6 │ │ │ │ + eoreq sl, lr, r8, lsr r0 │ │ │ │ + mulseq r6, ip, r2 │ │ │ │ + eoreq sl, lr, ip, lsl r0 │ │ │ │ + andseq r2, r7, r4, lsr #23 │ │ │ │ + eoreq sl, lr, r0 │ │ │ │ + @ instruction: 0x0015b4d0 │ │ │ │ + andseq fp, r8, r8, ror #28 │ │ │ │ + ldrdeq r9, [lr], -r8 @ │ │ │ │ + andseq r2, r9, r8, lsl #21 │ │ │ │ + strhteq r9, [lr], -ip │ │ │ │ + andseq ip, r6, r8, lsr #4 │ │ │ │ + eoreq r9, lr, r0, lsr #31 │ │ │ │ + andseq ip, r6, ip, lsl #4 │ │ │ │ + eoreq r9, lr, r4, lsl #31 │ │ │ │ + andseq sl, r5, r0, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ vpush {d8-d10} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ - subs fp, r2, #0 │ │ │ │ - ldr r2, [pc, #1020] @ 7fc88 │ │ │ │ + subs r9, r2, #0 │ │ │ │ + ldr r2, [pc, #1008] @ 836d8 │ │ │ │ mov r8, r3 │ │ │ │ - ldr r3, [pc, #1016] @ 7fc8c │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ + mov sl, r0 │ │ │ │ + ldr r3, [pc, #996] @ 836dc │ │ │ │ ldr ip, [r0, #16] │ │ │ │ - mov r9, r0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ - blt 7f96c │ │ │ │ - vldr d8, [pc, #956] @ 7fc78 │ │ │ │ - ldr sl, [pc, #976] @ 7fc90 │ │ │ │ + blt 833c8 │ │ │ │ + ldr fp, [pc, #968] @ 836e0 │ │ │ │ add r4, r1, #20 │ │ │ │ - add sl, pc, sl │ │ │ │ add r7, r1, #40 @ 0x28 │ │ │ │ mov r6, #0 │ │ │ │ str ip, [sp, #16] │ │ │ │ + vldr d8, [pc, #932] @ 836d0 │ │ │ │ str r0, [sp, #20] │ │ │ │ + add fp, pc, fp │ │ │ │ ldr r5, [r4, #116] @ 0x74 │ │ │ │ - sub r9, r4, #20 │ │ │ │ + sub sl, r4, #20 │ │ │ │ cmp r5, #1 │ │ │ │ - beq 7f8f0 │ │ │ │ + beq 8334c │ │ │ │ subs r5, r5, #2 │ │ │ │ movne r5, #1 │ │ │ │ lsl r5, r5, #1 │ │ │ │ ldr r3, [r4, #-20] @ 0xffffffec │ │ │ │ sub r3, r3, #2 │ │ │ │ cmp r3, #6 │ │ │ │ - bhi 7f954 │ │ │ │ - ldrb r3, [sl, r3] │ │ │ │ + bhi 833b0 │ │ │ │ + ldrb r3, [fp, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop {0} │ │ │ │ - vldr s15, [r4, #64] @ 0x40 │ │ │ │ + vldr s14, [r4, #64] @ 0x40 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [r4, #60] @ 0x3c │ │ │ │ str r3, [sp, #4] │ │ │ │ sub r3, r3, #1 │ │ │ │ - vmov s14, r3 │ │ │ │ + vmov s15, r3 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ - vcvt.f32.s32 s14, s14 │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + vmul.f32 s15, s15, s14 │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ + vdiv.f64 d17, d16, d8 │ │ │ │ + vcvt.s32.f64 s15, d17 │ │ │ │ + vstr s15, [sp, #8] │ │ │ │ ldrd r0, [r4, #-16] │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ mov r2, r8 │ │ │ │ - vmul.f32 s14, s14, s15 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - vdiv.f64 d6, d7, d8 │ │ │ │ - vcvt.s32.f64 s12, d6 │ │ │ │ - vstr s12, [sp, #8] │ │ │ │ - bl 7e6e0 │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + bl 820f0 │ │ │ │ add r6, r6, #1 │ │ │ │ - cmp fp, r6 │ │ │ │ add r4, r4, #144 @ 0x90 │ │ │ │ + cmp r9, r6 │ │ │ │ add r7, r7, #144 @ 0x90 │ │ │ │ - bge 7f8d4 │ │ │ │ - ldr r9, [sp, #20] │ │ │ │ - ldr r2, [pc, #800] @ 7fc94 │ │ │ │ - ldr r3, [pc, #788] @ 7fc8c │ │ │ │ + bge 83330 │ │ │ │ + ldr sl, [sp, #20] │ │ │ │ + ldr r2, [pc, #788] @ 836e4 │ │ │ │ + ldr r3, [pc, #776] @ 836dc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 7fe24 │ │ │ │ + bne 8386c │ │ │ │ mov r1, r8 │ │ │ │ - mov r0, r9 │ │ │ │ + mov r0, sl │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ vpop {d8-d10} │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 830a8 │ │ │ │ - vldr s18, [r4, #64] @ 0x40 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + ldr lr, [sp, #32] │ │ │ │ + add sp, sp, #36 @ 0x24 │ │ │ │ + b 86dd4 │ │ │ │ + vldr s14, [r4, #64] @ 0x40 │ │ │ │ + mov sl, #1 │ │ │ │ + mov r2, r8 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [r4, #60] @ 0x3c │ │ │ │ str r3, [sp, #4] │ │ │ │ sub r3, r3, #1 │ │ │ │ - vmov s14, r3 │ │ │ │ - mov r9, #1 │ │ │ │ + str sl, [sp, #12] │ │ │ │ + vmov s15, r3 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ - vcvt.f32.s32 s14, s14 │ │ │ │ - str r9, [sp, #12] │ │ │ │ - mov r2, r8 │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + vmul.f32 s15, s15, s14 │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ + vdiv.f64 d17, d16, d8 │ │ │ │ + vcvt.s32.f64 s15, d17 │ │ │ │ + vstr s15, [sp, #8] │ │ │ │ ldrd r0, [r4, #-16] │ │ │ │ - vmul.f32 s14, s14, s18 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - vdiv.f64 d6, d7, d8 │ │ │ │ - vcvt.s32.f64 s12, d6 │ │ │ │ - vstr s12, [sp, #8] │ │ │ │ - bl 7e6e0 │ │ │ │ + bl 820f0 │ │ │ │ ldr r3, [r4, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 7f954 │ │ │ │ - vcvt.f64.f32 d9, s18 │ │ │ │ + beq 833b0 │ │ │ │ + vcvt.f64.f32 d7, s14 │ │ │ │ ldrd r2, [r4, #52] @ 0x34 │ │ │ │ - vldr d7, [r4, #76] @ 0x4c │ │ │ │ + add r0, sp, #40 @ 0x28 │ │ │ │ + vmov.f64 d10, #96 @ 0x3f000000 0.5 │ │ │ │ + vldr d0, [r4, #68] @ 0x44 │ │ │ │ + vldr d17, [r4, #76] @ 0x4c │ │ │ │ cmp r3, r2 │ │ │ │ + vdiv.f64 d18, d7, d8 │ │ │ │ movge r1, r3 │ │ │ │ - vdiv.f64 d5, d9, d8 │ │ │ │ movlt r1, r2 │ │ │ │ ldrd r2, [r4, #-8] │ │ │ │ - vldr d0, [r4, #68] @ 0x44 │ │ │ │ cmp r2, r3 │ │ │ │ rsble r1, r1, r2 │ │ │ │ rsbgt r1, r1, r3 │ │ │ │ - vmov s13, r1 │ │ │ │ - add r0, sp, #40 @ 0x28 │ │ │ │ - add r1, sp, #32 │ │ │ │ - vcvt.f64.s32 d9, s13 │ │ │ │ strd r2, [sp, #24] │ │ │ │ - vmov.f64 d10, #96 @ 0x3f000000 0.5 │ │ │ │ - vmul.f64 d9, d9, d10 │ │ │ │ - vmla.f64 d0, d5, d7 │ │ │ │ - bl 245c0 │ │ │ │ - vmov.f64 d3, #112 @ 0x3f800000 1.0 │ │ │ │ + vmov s15, r1 │ │ │ │ + add r1, sp, #32 │ │ │ │ + vmla.f64 d0, d18, d17 │ │ │ │ + vcvt.f64.s32 d9, s15 │ │ │ │ + bl 244f8 │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ - vldr d4, [sp, #32] │ │ │ │ + vmov.f64 d19, #112 @ 0x3f800000 1.0 │ │ │ │ + vmov.i64 d17, #0x0000000000000000 │ │ │ │ + str r7, [sp] │ │ │ │ + vldr d16, [sp, #32] │ │ │ │ + str r5, [sp, #8] │ │ │ │ + vldr d20, [sp, #40] @ 0x28 │ │ │ │ + vmul.f64 d9, d9, d10 │ │ │ │ sub r1, r3, r2 │ │ │ │ - vmov s14, r1 │ │ │ │ sub r2, r2, r3 │ │ │ │ - vldr d6, [sp, #40] @ 0x28 │ │ │ │ - vcvt.f64.s32 d7, s14 │ │ │ │ - vadd.f64 d4, d4, d3 │ │ │ │ - vldr d5, [pc, #516] @ 7fc80 │ │ │ │ - vadd.f64 d6, d6, d3 │ │ │ │ - vmov s6, r2 │ │ │ │ - vmul.f64 d7, d7, d10 │ │ │ │ - str r9, [sp, #12] │ │ │ │ - vcvt.f64.s32 d3, s6 │ │ │ │ - str r5, [sp, #8] │ │ │ │ - str r7, [sp] │ │ │ │ - vcmpe.f64 d7, d5 │ │ │ │ - ldr r3, [r4, #-12] │ │ │ │ - vmul.f64 d3, d3, d10 │ │ │ │ - mov r2, r8 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f64 d3, d5 │ │ │ │ - vmovmi.f64 d7, d5 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vmla.f64 d7, d6, d9 │ │ │ │ - vmovpl.f64 d5, d3 │ │ │ │ - vadd.f64 d7, d7, d10 │ │ │ │ - vmla.f64 d5, d4, d9 │ │ │ │ - vcvt.s32.f64 s15, d7 │ │ │ │ - vadd.f64 d5, d5, d10 │ │ │ │ - vmov r1, s15 │ │ │ │ - vcvt.s32.f64 s15, d5 │ │ │ │ - add r1, r1, r3 │ │ │ │ + str sl, [sp, #12] │ │ │ │ ldr r3, [r4, #-16] │ │ │ │ + vmov s15, r1 │ │ │ │ + vadd.f64 d20, d20, d19 │ │ │ │ + vadd.f64 d19, d16, d19 │ │ │ │ + vcvt.f64.s32 d16, s15 │ │ │ │ + vmov s15, r2 │ │ │ │ + ldr r2, [r4, #-12] │ │ │ │ + vmul.f64 d16, d16, d10 │ │ │ │ + vcvt.f64.s32 d18, s15 │ │ │ │ + vcmpe.f64 d16, d17 │ │ │ │ + vmul.f64 d18, d18, d10 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f64 d18, d17 │ │ │ │ + vmovmi.f64 d16, d17 │ │ │ │ + vmla.f64 d16, d20, d9 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vmovpl.f64 d17, d18 │ │ │ │ + vmla.f64 d17, d19, d9 │ │ │ │ + vadd.f64 d16, d16, d10 │ │ │ │ + vcvt.s32.f64 s15, d16 │ │ │ │ + vadd.f64 d17, d17, d10 │ │ │ │ + vmov r1, s15 │ │ │ │ + vcvt.s32.f64 s15, d17 │ │ │ │ + add r1, r1, r2 │ │ │ │ + mov r2, r8 │ │ │ │ vmov r0, s15 │ │ │ │ add r0, r0, r3 │ │ │ │ mov r3, #3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ - bl 7e6e0 │ │ │ │ - b 7f954 │ │ │ │ + bl 820f0 │ │ │ │ + b 833b0 │ │ │ │ ldr r3, [r4, #-8] │ │ │ │ cmn r3, #1 │ │ │ │ - beq 7fe10 │ │ │ │ + beq 83858 │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ - mov r0, r9 │ │ │ │ + mov r0, sl │ │ │ │ mov r1, #0 │ │ │ │ - bl 76fa8 │ │ │ │ + bl 7a348 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 7f954 │ │ │ │ + beq 833b0 │ │ │ │ mov r3, #1 │ │ │ │ + stm sp, {r0, r3} │ │ │ │ str r3, [sp, #12] │ │ │ │ - str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - str r0, [sp] │ │ │ │ str r3, [sp, #8] │ │ │ │ - ldrd r0, [r4, #-16] │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - mov r2, r8 │ │ │ │ - bl 7e6e0 │ │ │ │ - b 7f954 │ │ │ │ + b 833a0 │ │ │ │ mov r3, #1 │ │ │ │ + str r4, [sp] │ │ │ │ + str r5, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #3 │ │ │ │ - str r5, [sp, #8] │ │ │ │ - str r4, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ - b 7fb34 │ │ │ │ - vldr s18, [r4, #64] @ 0x40 │ │ │ │ + b 833a0 │ │ │ │ + vldr s14, [r4, #64] @ 0x40 │ │ │ │ + mov sl, #1 │ │ │ │ + mov r2, r8 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [r4, #60] @ 0x3c │ │ │ │ str r3, [sp, #4] │ │ │ │ sub r3, r3, #1 │ │ │ │ - vmov s14, r3 │ │ │ │ - mov r9, #1 │ │ │ │ + str sl, [sp, #12] │ │ │ │ + vmov s15, r3 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ - vcvt.f32.s32 s14, s14 │ │ │ │ - mov r2, r8 │ │ │ │ - str r9, [sp, #12] │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + vmul.f32 s15, s15, s14 │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ + vdiv.f64 d17, d16, d8 │ │ │ │ + vcvt.s32.f64 s15, d17 │ │ │ │ + vstr s15, [sp, #8] │ │ │ │ ldrd r0, [r4, #-16] │ │ │ │ - vmul.f32 s14, s14, s18 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - vdiv.f64 d6, d7, d8 │ │ │ │ - vcvt.s32.f64 s12, d6 │ │ │ │ - vstr s12, [sp, #8] │ │ │ │ - bl 7e6e0 │ │ │ │ - str r9, [sp, #12] │ │ │ │ - str r5, [sp, #8] │ │ │ │ + bl 820f0 │ │ │ │ str r7, [sp] │ │ │ │ + str r5, [sp, #8] │ │ │ │ + str sl, [sp, #12] │ │ │ │ ldr r3, [r4, #-8] │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ sub r2, r3, r2 │ │ │ │ - vmov s14, r2 │ │ │ │ mov r3, #3 │ │ │ │ + vmov s15, r2 │ │ │ │ mov r2, r8 │ │ │ │ - vcvt.f32.s32 s14, s14 │ │ │ │ - vmul.f32 s14, s14, s18 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - vdiv.f64 d6, d7, d8 │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + vmul.f32 s15, s15, s14 │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ vldr s15, [r4, #-16] │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - vcvt.f64.s32 d7, s15 │ │ │ │ ldr r1, [r4, #-12] │ │ │ │ - vadd.f64 d7, d6, d7 │ │ │ │ - vcvt.s32.f64 s15, d7 │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + vdiv.f64 d17, d16, d8 │ │ │ │ + vcvt.f64.s32 d16, s15 │ │ │ │ + vadd.f64 d16, d17, d16 │ │ │ │ + vcvt.s32.f64 s15, d16 │ │ │ │ vmov r0, s15 │ │ │ │ - bl 7e6e0 │ │ │ │ - b 7f954 │ │ │ │ + bl 820f0 │ │ │ │ + b 833b0 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ - bl 7ebfc │ │ │ │ + bl 8260c │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ - cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ - beq 7fd4c │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 83798 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 251c0 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - bne 7fd4c │ │ │ │ - bl 15a0b4 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + bne 83798 │ │ │ │ + bl 167d30 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ sub r0, r0, r3 │ │ │ │ movw r3, #2499 @ 0x9c3 │ │ │ │ cmp r0, r3 │ │ │ │ - bhi 7fd84 │ │ │ │ + bhi 837d0 │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r3 │ │ │ │ - mov r0, r9 │ │ │ │ - bl 76fa8 │ │ │ │ + mov r0, sl │ │ │ │ + bl 7a348 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 7fb1c │ │ │ │ - b 7f954 │ │ │ │ - nop {0} │ │ │ │ + bne 8358c │ │ │ │ + b 833b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subsmi r0, r9, r0 │ │ │ │ - ... │ │ │ │ - eoreq lr, fp, r0, lsr sl │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - andseq r9, sp, r4, asr #19 │ │ │ │ - eoreq lr, fp, ip, asr #18 │ │ │ │ - stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ - vldr s18, [r4, #64] @ 0x40 │ │ │ │ + ldrdeq sl, [sp], -r8 @ │ │ │ │ + muleq r0, ip, ip │ │ │ │ + andseq r8, lr, r8, lsr #3 │ │ │ │ + eoreq sl, sp, r0, lsl #30 │ │ │ │ + vldr s14, [r4, #64] @ 0x40 │ │ │ │ + mov r2, r8 │ │ │ │ + vmov.f64 d18, #112 @ 0x3f800000 1.0 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [r4, #60] @ 0x3c │ │ │ │ + ldr sl, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ sub r3, r3, #1 │ │ │ │ - vmov s14, r3 │ │ │ │ - ldr r9, [sp, #16] │ │ │ │ + vmov s15, r3 │ │ │ │ mov r3, #0 │ │ │ │ - vcvt.f32.s32 s14, s14 │ │ │ │ str r3, [sp, #12] │ │ │ │ - mov r2, r8 │ │ │ │ + mov r3, sl │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + vmul.f32 s15, s15, s14 │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ + vdiv.f64 d17, d16, d8 │ │ │ │ + vcvt.s32.f64 s15, d17 │ │ │ │ + vstr s15, [sp, #8] │ │ │ │ ldrd r0, [r4, #-16] │ │ │ │ - mov r3, r9 │ │ │ │ - vmul.f32 s14, s14, s18 │ │ │ │ + bl 820f0 │ │ │ │ vcvt.f64.f32 d7, s14 │ │ │ │ - vdiv.f64 d6, d7, d8 │ │ │ │ - vcvt.s32.f64 s12, d6 │ │ │ │ - vstr s12, [sp, #8] │ │ │ │ - bl 7e6e0 │ │ │ │ - vmov.f64 d5, #112 @ 0x3f800000 1.0 │ │ │ │ - vcvt.f64.f32 d9, s18 │ │ │ │ - str r5, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ - ldr r2, [r4, #56] @ 0x38 │ │ │ │ + str r5, [sp, #8] │ │ │ │ ldr r3, [r4, #-4] │ │ │ │ - vdiv.f64 d4, d9, d8 │ │ │ │ + ldr r2, [r4, #56] @ 0x38 │ │ │ │ + vdiv.f64 d17, d7, d8 │ │ │ │ sub r3, r3, r2 │ │ │ │ + mov r2, r8 │ │ │ │ vmov s15, r3 │ │ │ │ mov r3, #1 │ │ │ │ - mov r2, r8 │ │ │ │ - vcvt.f64.s32 d6, s15 │ │ │ │ + vsub.f64 d18, d18, d17 │ │ │ │ + vcvt.f64.s32 d17, s15 │ │ │ │ vldr s15, [r4, #-12] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #3 │ │ │ │ - vcvt.f64.s32 d7, s15 │ │ │ │ str r3, [sp, #4] │ │ │ │ - mov r3, r9 │ │ │ │ + mov r3, sl │ │ │ │ ldr r0, [r4, #-16] │ │ │ │ - vsub.f64 d5, d5, d4 │ │ │ │ - vmla.f64 d7, d6, d5 │ │ │ │ - vcvt.s32.f64 s15, d7 │ │ │ │ + vcvt.f64.s32 d16, s15 │ │ │ │ + vmla.f64 d16, d17, d18 │ │ │ │ + vcvt.s32.f64 s15, d16 │ │ │ │ vmov r1, s15 │ │ │ │ - bl 7e6e0 │ │ │ │ - b 7f954 │ │ │ │ + bl 820f0 │ │ │ │ + b 833b0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 21f74 │ │ │ │ + bl 21edc │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #100] @ 0x64 │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ - bl 76e90 │ │ │ │ + bl 7a214 │ │ │ │ str r0, [r4, #104] @ 0x68 │ │ │ │ - bl 15a0b4 │ │ │ │ + bl 167d30 │ │ │ │ mov r3, #0 │ │ │ │ - str r3, [r4, #112] @ 0x70 │ │ │ │ str r0, [r4, #108] @ 0x6c │ │ │ │ - b 7fc3c │ │ │ │ + str r3, [r4, #112] @ 0x70 │ │ │ │ + b 83698 │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 7fde4 │ │ │ │ + bne 83830 │ │ │ │ ldr r3, [r4, #-8] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 7fde4 │ │ │ │ - ldr r2, [r4, #100] @ 0x64 │ │ │ │ + bne 83830 │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ + add r1, sp, #48 @ 0x30 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + ldr r2, [r4, #100] @ 0x64 │ │ │ │ ldrb r2, [r2] │ │ │ │ strb r2, [sp, #48] @ 0x30 │ │ │ │ - add r1, sp, #48 @ 0x30 │ │ │ │ mov r2, #0 │ │ │ │ - str r3, [sp, #24] │ │ │ │ strb r2, [sp, #49] @ 0x31 │ │ │ │ - bl 76e90 │ │ │ │ + bl 7a214 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r0, r0, #1 │ │ │ │ cmp r3, r0, asr #1 │ │ │ │ - bge 7fc58 │ │ │ │ - bl 15a0b4 │ │ │ │ + bge 836b4 │ │ │ │ + bl 167d30 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ - str r3, [r4, #112] @ 0x70 │ │ │ │ str r0, [r4, #108] @ 0x6c │ │ │ │ - b 7fc58 │ │ │ │ - ldr r2, [pc, #-340] @ 7fc98 │ │ │ │ - mov r1, r3 │ │ │ │ - umull r2, r0, r2, r0 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - lsr r0, r0, #4 │ │ │ │ - sub r0, r0, #125 @ 0x7d │ │ │ │ - str r3, [sp, #24] │ │ │ │ - blx 1c64ec │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - sub r3, r3, r1 │ │ │ │ - b 7fd9c │ │ │ │ - ldr r1, [r4, #48] @ 0x30 │ │ │ │ + str r3, [r4, #112] @ 0x70 │ │ │ │ + b 836b4 │ │ │ │ + movw r2, #52429 @ 0xcccd │ │ │ │ + movt r2, #52428 @ 0xcccc │ │ │ │ + umull r1, r2, r2, r0 │ │ │ │ + sub r1, r3, #1 │ │ │ │ + lsr r2, r2, #4 │ │ │ │ + sub r2, r2, #125 @ 0x7d │ │ │ │ + udiv r0, r2, r3 │ │ │ │ + mls r2, r3, r0, r2 │ │ │ │ + sub r3, r1, r2 │ │ │ │ + b 837e8 │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ - bl 76e90 │ │ │ │ + ldr r1, [r4, #48] @ 0x30 │ │ │ │ + bl 7a214 │ │ │ │ str r0, [r4, #-8] │ │ │ │ - b 7fb04 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ + b 83574 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + strd r4, [sp, #-32]! @ 0xffffffe0 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + str sl, [sp, #24] │ │ │ │ + str lr, [sp, #28] │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r7, [pc, #500] @ 80034 │ │ │ │ + ldr r8, [pc, #600] @ 83af0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r2 │ │ │ │ - ldr r9, [sp, #32] │ │ │ │ mov r5, r2 │ │ │ │ - mov r8, r1 │ │ │ │ + mov r7, r1 │ │ │ │ + ldr r9, [sp, #32] │ │ │ │ mov r6, r3 │ │ │ │ - bl 7e60c │ │ │ │ + bl 82008 │ │ │ │ cmp r4, #130 @ 0x82 │ │ │ │ - add r7, pc, r7 │ │ │ │ - beq 7ffc0 │ │ │ │ - bgt 7febc │ │ │ │ + add r8, pc, r8 │ │ │ │ + beq 83a54 │ │ │ │ + bgt 83928 │ │ │ │ cmp r4, #2 │ │ │ │ - beq 7ff98 │ │ │ │ + beq 83a2c │ │ │ │ cmp r4, #129 @ 0x81 │ │ │ │ - beq 7ff30 │ │ │ │ + beq 839c4 │ │ │ │ cmp r4, #1 │ │ │ │ - popne {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ + bne 83910 │ │ │ │ mov r1, #0 │ │ │ │ movw r0, #1013 @ 0x3f5 │ │ │ │ - bl 61db8 │ │ │ │ - ldr r1, [pc, #420] @ 80038 │ │ │ │ - ldr r2, [pc, #420] @ 8003c │ │ │ │ - ldr r1, [r7, r1] │ │ │ │ - ldr r3, [pc, #416] @ 80040 │ │ │ │ - str r8, [r1] │ │ │ │ - ldr r2, [r7, r2] │ │ │ │ + bl 64674 │ │ │ │ + ldr r3, [pc, #520] @ 83af4 │ │ │ │ + mov r1, #0 │ │ │ │ + ldr r2, [pc, #516] @ 83af8 │ │ │ │ + ldr r3, [r8, r3] │ │ │ │ + str r7, [r3] │ │ │ │ + ldr r3, [pc, #508] @ 83afc │ │ │ │ + ldr r2, [r8, r2] │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r0, #0 │ │ │ │ - str r4, [r3] │ │ │ │ str r5, [r2] │ │ │ │ - str r0, [r3, #4] │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ + str r4, [r3] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldr sl, [sp, #24] │ │ │ │ + add sp, sp, #28 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ cmp r4, #131 @ 0x83 │ │ │ │ - beq 7ff20 │ │ │ │ + beq 839a0 │ │ │ │ cmp r4, #255 @ 0xff │ │ │ │ - popne {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldr r3, [pc, #368] @ 80044 │ │ │ │ + bne 83910 │ │ │ │ + ldr r3, [pc, #448] @ 83b00 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r3] │ │ │ │ cmp r1, #1 │ │ │ │ - beq 7fff0 │ │ │ │ + beq 83a98 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 7ffe4 │ │ │ │ - ldr r3, [pc, #344] @ 80048 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ + bne 83a78 │ │ │ │ + ldr r3, [pc, #424] @ 83b04 │ │ │ │ + ldr r3, [r8, r3] │ │ │ │ ldr r2, [r3, #2176] @ 0x880 │ │ │ │ cmp r2, #0 │ │ │ │ - popeq {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ + beq 83910 │ │ │ │ ldr lr, [r3, #1904] @ 0x770 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r6 │ │ │ │ - mov ip, lr │ │ │ │ - str r3, [sp, #32] │ │ │ │ mov r0, r3 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + str r3, [sp, #32] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + mov ip, lr │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldr sl, [sp, #24] │ │ │ │ + ldr lr, [sp, #28] │ │ │ │ + add sp, sp, #32 │ │ │ │ bx ip │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + ldrd r4, [sp] │ │ │ │ mov r1, #1 │ │ │ │ mov r0, #1012 @ 0x3f4 │ │ │ │ - b 61db8 │ │ │ │ - ldr r3, [pc, #276] @ 8004c │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldr sl, [sp, #24] │ │ │ │ + ldr lr, [sp, #28] │ │ │ │ + add sp, sp, #32 │ │ │ │ + b 64674 │ │ │ │ + ldr r3, [pc, #316] @ 83b08 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ - bne 7ff80 │ │ │ │ - ldr r2, [pc, #252] @ 80048 │ │ │ │ - ldr r2, [r7, r2] │ │ │ │ + bne 83a14 │ │ │ │ + ldr r2, [pc, #292] @ 83b04 │ │ │ │ + ldr r2, [r8, r2] │ │ │ │ ldr r1, [r2, #696] @ 0x2b8 │ │ │ │ cmp r1, #0 │ │ │ │ - beq 7ff80 │ │ │ │ + beq 83a14 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ add r0, r1, #1 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - ldr r3, [pc, #228] @ 80050 │ │ │ │ tst r1, #1 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ ldrne r1, [r2, #144] @ 0x90 │ │ │ │ - ldr r0, [r3] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + ldr r3, [pc, #260] @ 83b0c │ │ │ │ ldreq r1, [r2, #656] @ 0x290 │ │ │ │ - bl 82728 │ │ │ │ - ldr r3, [pc, #204] @ 80054 │ │ │ │ + ldr r3, [r8, r3] │ │ │ │ + ldr r0, [r3] │ │ │ │ + bl 863e4 │ │ │ │ + ldr r3, [pc, #244] @ 83b10 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3] │ │ │ │ str r2, [r3, #4] │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ + b 83910 │ │ │ │ mov r1, #0 │ │ │ │ movw r0, #1013 @ 0x3f5 │ │ │ │ - bl 61db8 │ │ │ │ + bl 64674 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7d89c │ │ │ │ - ldr r3, [pc, #160] @ 80058 │ │ │ │ + bl 81154 │ │ │ │ + ldr r3, [pc, #200] @ 83b14 │ │ │ │ add r3, pc, r3 │ │ │ │ str r4, [r3] │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ + b 83910 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7d9d0 │ │ │ │ - ldr r3, [pc, #132] @ 8005c │ │ │ │ + bl 812b8 │ │ │ │ + ldr r3, [pc, #172] @ 83b18 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3] │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ + b 83910 │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 7e60c │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldr sl, [sp, #24] │ │ │ │ + ldr lr, [sp, #28] │ │ │ │ + add sp, sp, #32 │ │ │ │ + b 82008 │ │ │ │ str r1, [r3, #4] │ │ │ │ - ldr r3, [pc, #76] @ 80048 │ │ │ │ - ldr r0, [r7, r3] │ │ │ │ + ldr r3, [pc, #96] @ 83b04 │ │ │ │ + ldr r0, [r8, r3] │ │ │ │ ldr r3, [r0, #696] @ 0x2b8 │ │ │ │ cmp r3, #0 │ │ │ │ - popne {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldr r3, [pc, #44] @ 8003c │ │ │ │ - ldr r2, [pc, #36] @ 80038 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r2, [r7, r2] │ │ │ │ + bne 83910 │ │ │ │ + ldr r3, [pc, #64] @ 83af8 │ │ │ │ + add r0, r0, #656 @ 0x290 │ │ │ │ + ldr r2, [pc, #52] @ 83af4 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r3, [r8, r3] │ │ │ │ + ldr r2, [r8, r2] │ │ │ │ + ldr sl, [sp, #24] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r2, [r2] │ │ │ │ + ldr lr, [sp, #28] │ │ │ │ sub r3, r9, r3 │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ sub r2, r6, r2 │ │ │ │ - add r0, r0, #656 @ 0x290 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 821e4 │ │ │ │ - eoreq lr, fp, r4, ror #8 │ │ │ │ - strdeq r1, [r0], -r4 │ │ │ │ - strdeq r1, [r0], -ip │ │ │ │ - eoreq sp, ip, r8, lsl r4 │ │ │ │ - eoreq sp, ip, ip, ror #7 │ │ │ │ - andeq r1, r0, r4, lsl r6 │ │ │ │ - eoreq sp, ip, r8, lsl #7 │ │ │ │ - muleq r0, r4, r7 │ │ │ │ - eoreq sp, ip, r4, lsr r3 │ │ │ │ - eoreq sp, ip, r8, lsl #6 │ │ │ │ - eoreq sp, ip, r4, ror #5 │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + add sp, sp, #32 │ │ │ │ + b 85e04 │ │ │ │ + eoreq sl, sp, ip, lsl sl │ │ │ │ + andeq r1, r0, r0, ror #11 │ │ │ │ + andeq r1, r0, r8, ror #17 │ │ │ │ + strhteq r9, [lr], -ip │ │ │ │ + eoreq r9, lr, r0, lsl #19 │ │ │ │ + andeq r1, r0, r0, lsl #12 │ │ │ │ + strdeq r9, [lr], -r4 @ │ │ │ │ + andeq r1, r0, r0, lsl #15 │ │ │ │ + eoreq r9, lr, r0, lsr #17 │ │ │ │ + eoreq r9, lr, r4, ror r8 │ │ │ │ + eoreq r9, lr, r0, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r5, [pc, #216] @ 80150 │ │ │ │ - ldr r3, [pc, #216] @ 80154 │ │ │ │ + ldr r5, [pc, #244] @ 83c30 │ │ │ │ + ldr r3, [pc, #244] @ 83c34 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r4, [r5, r3] │ │ │ │ ldr r3, [r4, #720] @ 0x2d0 │ │ │ │ cmp r3, #512 @ 0x200 │ │ │ │ - beq 80138 │ │ │ │ + beq 83be0 │ │ │ │ cmp r3, #32 │ │ │ │ - beq 80120 │ │ │ │ + beq 83bc8 │ │ │ │ cmp r3, #64 @ 0x40 │ │ │ │ - bne 800c4 │ │ │ │ - ldr r2, [pc, #180] @ 80158 │ │ │ │ + bne 83b88 │ │ │ │ + ldr r2, [pc, #208] @ 83c38 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #3 │ │ │ │ - beq 800c4 │ │ │ │ - ldr r1, [pc, #164] @ 8015c │ │ │ │ + beq 83b88 │ │ │ │ + ldr r1, [pc, #192] @ 83c3c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r1, #8] │ │ │ │ sub r2, r2, #1 │ │ │ │ str r2, [r1, #8] │ │ │ │ ldr r2, [r4, #728] @ 0x2d8 │ │ │ │ cmp r2, #0 │ │ │ │ - popeq {r4, r5, r6, pc} │ │ │ │ + beq 83bb8 │ │ │ │ ldr r2, [r4, #724] @ 0x2d4 │ │ │ │ cmp r2, #4 │ │ │ │ - popeq {r4, r5, r6, pc} │ │ │ │ - ldr r2, [pc, #124] @ 80160 │ │ │ │ + beq 83bb8 │ │ │ │ + ldr r2, [pc, #152] @ 83c40 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #1116] @ 0x45c │ │ │ │ cmp r2, #0 │ │ │ │ cmpeq r3, #128 @ 0x80 │ │ │ │ - popne {r4, r5, r6, pc} │ │ │ │ - add r5, r4, #656 @ 0x290 │ │ │ │ - add r1, r4, #620 @ 0x26c │ │ │ │ - ldm r1, {r1, r2, r3} │ │ │ │ - mov r0, r5 │ │ │ │ - bl 820c0 │ │ │ │ - ldr r3, [r4, #548] @ 0x224 │ │ │ │ - cmp r3, #0 │ │ │ │ - popeq {r4, r5, r6, pc} │ │ │ │ - mov r0, r5 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - b 83298 │ │ │ │ - ldr r1, [pc, #60] @ 80164 │ │ │ │ + beq 83bf8 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r1, [pc, #116] @ 83c44 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r1, #8] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r1, #8] │ │ │ │ - b 800c4 │ │ │ │ + b 83b88 │ │ │ │ mov r1, #0 │ │ │ │ - mov r0, r1 │ │ │ │ vmov.f32 s0, #112 @ 0x3f800000 1.0 │ │ │ │ - bl 73a94 │ │ │ │ + mov r0, r1 │ │ │ │ + bl 76c74 │ │ │ │ ldr r3, [r4, #720] @ 0x2d0 │ │ │ │ - b 8008c │ │ │ │ - eoreq lr, fp, r8, asr #4 │ │ │ │ - andeq r1, r0, r4, lsl r6 │ │ │ │ - strdeq r1, [r0], -ip │ │ │ │ - eoreq sp, ip, r8, lsl #4 │ │ │ │ - andeq r1, r0, r4, ror #21 │ │ │ │ - mlaeq ip, r8, r1, sp │ │ │ │ + b 83b50 │ │ │ │ + add r5, r4, #656 @ 0x290 │ │ │ │ + add r1, r4, #620 @ 0x26c │ │ │ │ + ldm r1, {r1, r2, r3} │ │ │ │ + mov r0, r5 │ │ │ │ + bl 85cc0 │ │ │ │ + ldr r3, [r4, #548] @ 0x224 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 83bb8 │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + mov r0, r5 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ + add sp, sp, #16 │ │ │ │ + b 86fc8 │ │ │ │ + mlaeq sp, r4, r7, sl │ │ │ │ + andeq r1, r0, r0, lsl #12 │ │ │ │ + andeq r1, r0, r8, ror #19 │ │ │ │ + eoreq r9, lr, r4, asr #14 │ │ │ │ + ldrdeq r1, [r0], -r0 │ │ │ │ + strdeq r9, [lr], -r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ + strd r4, [sp, #-20]! @ 0xffffffec │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str lr, [sp, #16] │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ - ldr r5, [pc, #216] @ 80258 │ │ │ │ - ldr r3, [pc, #216] @ 8025c │ │ │ │ + ldr r5, [pc, #228] @ 83d4c │ │ │ │ + sub sp, sp, #28 │ │ │ │ + mov r7, #7 │ │ │ │ + ldr r3, [pc, #220] @ 83d50 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r4, [r5, r3] │ │ │ │ - ldr r0, [pc, #208] @ 80260 │ │ │ │ - sub sp, sp, #28 │ │ │ │ - add r0, pc, r0 │ │ │ │ + ldr r0, [r4, #528] @ 0x210 │ │ │ │ add r1, r4, #516 @ 0x204 │ │ │ │ + add r6, r4, #656 @ 0x290 │ │ │ │ ldm r1, {r1, r2, r3} │ │ │ │ - mov r7, #7 │ │ │ │ - str r0, [sp, #12] │ │ │ │ - ldr r0, [r4, #528] @ 0x210 │ │ │ │ str r0, [sp] │ │ │ │ - add r6, r4, #656 @ 0x290 │ │ │ │ + ldr r0, [pc, #192] @ 83d54 │ │ │ │ + str r7, [sp, #8] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [sp, #12] │ │ │ │ mov r0, #145 @ 0x91 │ │ │ │ str r0, [sp, #4] │ │ │ │ - str r7, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ - bl 82a28 │ │ │ │ - ldr r2, [pc, #152] @ 80264 │ │ │ │ + bl 8670c │ │ │ │ + ldr r2, [pc, #164] @ 83d58 │ │ │ │ + mov r1, r7 │ │ │ │ + mov r0, #2 │ │ │ │ ldr r3, [r4, #656] @ 0x290 │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r0, #2 │ │ │ │ - mov r1, r7 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #132] @ 80268 │ │ │ │ - ldr r3, [pc, #132] @ 8026c │ │ │ │ + bl b155c │ │ │ │ + ldr r2, [pc, #144] @ 83d5c │ │ │ │ + ldr r3, [pc, #144] @ 83d60 │ │ │ │ + ldr r1, [r4, #656] @ 0x290 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r1, [r4, #656] @ 0x290 │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 81f00 │ │ │ │ + bl 85aec │ │ │ │ ldr r3, [r4, #548] @ 0x224 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 80224 │ │ │ │ + beq 83d0c │ │ │ │ ldr r1, [r4, #532] @ 0x214 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r4, #536] @ 0x218 │ │ │ │ - bl 83340 │ │ │ │ + bl 87084 │ │ │ │ ldr r1, [r4, #548] @ 0x224 │ │ │ │ mov r0, r6 │ │ │ │ - bl 830a8 │ │ │ │ + bl 86dd4 │ │ │ │ add r0, r4, #656 @ 0x290 │ │ │ │ - bl 83580 │ │ │ │ - ldr r2, [pc, #60] @ 80270 │ │ │ │ - ldr r3, [pc, #60] @ 80274 │ │ │ │ + bl 87348 │ │ │ │ + ldr r2, [pc, #72] @ 83d64 │ │ │ │ + ldr r3, [pc, #72] @ 83d68 │ │ │ │ ldrd r0, [r4, #236] @ 0xec │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #740] @ 0x2e4 │ │ │ │ str r3, [r4, #744] @ 0x2e8 │ │ │ │ str r0, [r4, #748] @ 0x2ec │ │ │ │ str r1, [r4, #752] @ 0x2f0 │ │ │ │ add sp, sp, #28 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ - eoreq lr, fp, r0, asr #2 │ │ │ │ - andeq r1, r0, r4, lsl r6 │ │ │ │ - @ instruction: 0x0015bcb8 │ │ │ │ - andseq fp, r5, ip, lsl #25 │ │ │ │ - andeq r1, r0, r0, ror #18 │ │ │ │ - muleq r0, r4, r7 │ │ │ │ - @ instruction: 0xfffffe20 │ │ │ │ - @ instruction: 0xfffffbe4 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + add sp, sp, #16 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + eoreq sl, sp, r0, ror #12 │ │ │ │ + andeq r1, r0, r0, lsl #12 │ │ │ │ + andseq sl, r6, r4, lsl #8 │ │ │ │ + andseq sl, r6, ip, ror #7 │ │ │ │ + andeq r1, r0, ip, asr #18 │ │ │ │ + andeq r1, r0, r0, lsl #15 │ │ │ │ + @ instruction: 0xfffffdf4 │ │ │ │ + @ instruction: 0xfffffb44 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - ldr r3, [pc, #24] @ 802a8 │ │ │ │ - ldr r2, [pc, #24] @ 802ac │ │ │ │ + ldr r3, [pc, #32] @ 83da8 │ │ │ │ + ldr r2, [pc, #32] @ 83dac │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, r2] │ │ │ │ add r0, r0, #656 @ 0x290 │ │ │ │ - bl 82fc4 │ │ │ │ - pop {r4, lr} │ │ │ │ - b 81dac │ │ │ │ - eoreq lr, fp, r0, lsr r0 │ │ │ │ - andeq r1, r0, r4, lsl r6 │ │ │ │ + bl 86cdc │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + add sp, sp, #8 │ │ │ │ + b 8597c │ │ │ │ + eoreq sl, sp, r8, asr #10 │ │ │ │ + andeq r1, r0, r0, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, lr} │ │ │ │ + strd r4, [sp, #-12]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #8] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - mov r2, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ + mov r2, #0 │ │ │ │ mvn r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 24674 │ │ │ │ + bl 245ac │ │ │ │ cmp r0, #0 │ │ │ │ - bne 802e8 │ │ │ │ + bne 83df4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ - pop {r4, r5, pc} │ │ │ │ - ldr r5, [pc, #52] @ 80324 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #8 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r5, [pc, #44] @ 83e28 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ mov r3, #0 │ │ │ │ + mov r0, r4 │ │ │ │ mov r2, r3 │ │ │ │ mvn r1, #0 │ │ │ │ - mov r0, r4 │ │ │ │ str r3, [sp] │ │ │ │ - bl 22b14 │ │ │ │ + bl 22a70 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [r5] │ │ │ │ - mov r0, r4 │ │ │ │ - add sp, sp, #12 │ │ │ │ - pop {r4, r5, pc} │ │ │ │ - ldrdeq ip, [ip], -ip @ │ │ │ │ + b 83de0 │ │ │ │ + ldrdeq r9, [lr], -r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 2456c │ │ │ │ + bl 244a4 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 80358 │ │ │ │ - ldr r1, [pc, #20] @ 80360 │ │ │ │ + beq 83e60 │ │ │ │ + ldr r1, [pc, #28] @ 83e70 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 24a40 │ │ │ │ + bl 2496c │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, r0] │ │ │ │ mov r0, r4 │ │ │ │ - pop {r4, pc} │ │ │ │ - andseq fp, r5, r0, lsr fp │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + andseq sl, r6, r8, ror r2 │ │ │ │ vcmpe.f32 s0, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi 80384 │ │ │ │ - vldr s15, [pc, #20] @ 8038c │ │ │ │ + bmi 83e94 │ │ │ │ + vldr s15, [pc, #20] @ 83e9c │ │ │ │ vcmpe.f32 s0, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - vmovgt.f32 s0, s15 │ │ │ │ + vselgt.f32 s0, s15, s0 │ │ │ │ bx lr │ │ │ │ - vldr s0, [pc, #4] @ 80390 │ │ │ │ + vldr s0, [pc, #4] @ 83ea0 │ │ │ │ bx lr │ │ │ │ sbcmi r0, r8, #0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ sub r4, r0, #1 │ │ │ │ add r8, r0, #7 │ │ │ │ rsb r7, r0, #1 │ │ │ │ - b 803d8 │ │ │ │ - bl 22934 <__ctype_b_loc@plt> │ │ │ │ - lsl r5, r5, #1 │ │ │ │ + b 83ef4 │ │ │ │ + bl 22890 <__ctype_b_loc@plt> │ │ │ │ ldr r3, [r0] │ │ │ │ + lsl r5, r5, #1 │ │ │ │ ldrh r3, [r3, r5] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ - beq 803f8 │ │ │ │ + beq 83f14 │ │ │ │ cmp r4, r8 │ │ │ │ - beq 80400 │ │ │ │ + beq 83f1c │ │ │ │ add r3, r7, r4 │ │ │ │ - cmp r3, #2 │ │ │ │ ldrb r5, [r4, #1]! │ │ │ │ - beq 803f0 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 83f0c │ │ │ │ cmp r3, #5 │ │ │ │ - bne 803b8 │ │ │ │ + bne 83ed4 │ │ │ │ cmp r5, #58 @ 0x3a │ │ │ │ - beq 803d0 │ │ │ │ - vldr s0, [pc, #120] @ 80478 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldrb r2, [r6, #6] │ │ │ │ - ldrb r3, [r6, #7] │ │ │ │ - sub r2, r2, #48 @ 0x30 │ │ │ │ - add r2, r2, r2, lsl #2 │ │ │ │ - sub r3, r3, #48 @ 0x30 │ │ │ │ - add r3, r3, r2, lsl #1 │ │ │ │ - vmov s15, r3 │ │ │ │ - vldr s13, [pc, #88] @ 8047c │ │ │ │ - ldrb r2, [r6] │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ + beq 83eec │ │ │ │ + vldr s0, [pc, #132] @ 83fa0 │ │ │ │ + b 83f8c │ │ │ │ + ldrb r1, [r6, #6] │ │ │ │ + mov ip, #600 @ 0x258 │ │ │ │ + ldrb r2, [r6, #7] │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ - ldrb r1, [r6, #3] │ │ │ │ + sub r1, r1, #48 @ 0x30 │ │ │ │ + add r1, r1, r1, lsl #2 │ │ │ │ + ldrb r0, [r6] │ │ │ │ sub r2, r2, #48 @ 0x30 │ │ │ │ + add r2, r2, r1, lsl #1 │ │ │ │ + ldrb r1, [r6, #4] │ │ │ │ sub r3, r3, #48 @ 0x30 │ │ │ │ - vdiv.f32 s14, s15, s13 │ │ │ │ - add r2, r2, r2, lsl #2 │ │ │ │ rsb r3, r3, r3, lsl #4 │ │ │ │ - ldrb r0, [r6, #4] │ │ │ │ - rsb r2, r2, r2, lsl #4 │ │ │ │ + vldr s13, [pc, #80] @ 83fa4 │ │ │ │ + vmov s15, r2 │ │ │ │ + sub r0, r0, #48 @ 0x30 │ │ │ │ + ldrb r2, [r6, #3] │ │ │ │ lsl r3, r3, #2 │ │ │ │ sub r1, r1, #48 @ 0x30 │ │ │ │ - add r3, r3, r2, lsl #3 │ │ │ │ - add r1, r1, r1, lsl #2 │ │ │ │ - add r3, r3, r1, lsl #1 │ │ │ │ - sub r2, r0, #48 @ 0x30 │ │ │ │ - add r3, r3, r2 │ │ │ │ + mla r3, ip, r0, r3 │ │ │ │ + sub r2, r2, #48 @ 0x30 │ │ │ │ + add r2, r2, r2, lsl #2 │ │ │ │ + add r3, r3, r2, lsl #1 │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + add r3, r3, r1 │ │ │ │ vmov s0, r3 │ │ │ │ + vdiv.f32 s14, s15, s13 │ │ │ │ vcvt.f32.s32 s0, s0 │ │ │ │ vadd.f32 s0, s0, s14 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ andeq r0, r0, r0 │ │ │ │ addsmi r0, r6, #0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #3752] @ 0xea8 │ │ │ │ - ldr r2, [pc, #960] @ 80858 │ │ │ │ - ldr r3, [pc, #960] @ 8085c │ │ │ │ + ldr r2, [pc, #980] @ 843a4 │ │ │ │ sub sp, sp, #308 @ 0x134 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #952] @ 80860 │ │ │ │ + mov fp, #0 │ │ │ │ + ldr r3, [pc, #972] @ 843a8 │ │ │ │ str r0, [sp, #28] │ │ │ │ + ldr r1, [pc, #968] @ 843ac │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - mov fp, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #300] @ 0x12c │ │ │ │ mov r3, #0 │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #40] @ 0x28 │ │ │ │ - bl 2372c │ │ │ │ + bl 23664 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 80834 │ │ │ │ - ldr r2, [pc, #904] @ 80864 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - add r2, pc, r2 │ │ │ │ + beq 84380 │ │ │ │ + ldr r2, [pc, #924] @ 843b0 │ │ │ │ mov r1, #7 │ │ │ │ mov r0, #2 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r0, [pc, #884] @ 80868 │ │ │ │ + mvn sl, #0 │ │ │ │ + add r6, sp, #44 @ 0x2c │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + mov r7, fp │ │ │ │ + ldr r9, [pc, #900] @ 843b4 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r0, [pc, #892] @ 843b8 │ │ │ │ mov r2, #404 @ 0x194 │ │ │ │ + mov r1, fp │ │ │ │ + add r9, pc, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #4 │ │ │ │ - mov r1, fp │ │ │ │ - bl 24368 │ │ │ │ - ldr r3, [pc, #864] @ 8086c │ │ │ │ - ldr r9, [pc, #864] @ 80870 │ │ │ │ + bl 242a0 │ │ │ │ + ldr r3, [pc, #868] @ 843bc │ │ │ │ + str fp, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - ldr r3, [pc, #856] @ 80874 │ │ │ │ - mvn sl, #0 │ │ │ │ + ldr r3, [pc, #856] @ 843c0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ - ldr r3, [pc, #844] @ 80878 │ │ │ │ - add r9, pc, r9 │ │ │ │ + ldr r3, [pc, #848] @ 843c4 │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, fp │ │ │ │ - add r6, sp, #44 @ 0x2c │ │ │ │ str r3, [sp, #20] │ │ │ │ - str fp, [sp, #24] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #256 @ 0x100 │ │ │ │ mov r0, r6 │ │ │ │ - bl 80328 │ │ │ │ + bl 83e2c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 80714 │ │ │ │ + beq 8424c │ │ │ │ cmp sl, #99 @ 0x63 │ │ │ │ - beq 80804 │ │ │ │ + beq 84350 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5fef8 │ │ │ │ + bl 625c0 │ │ │ │ mov r2, #5 │ │ │ │ mov r1, r9 │ │ │ │ mov r4, r0 │ │ │ │ - bl 249b0 │ │ │ │ + bl 248dc │ │ │ │ subs r5, r0, #0 │ │ │ │ - bne 8063c │ │ │ │ + bne 84174 │ │ │ │ mov r1, #32 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2252c │ │ │ │ - ldr r1, [sp, #16] │ │ │ │ + bl 22488 │ │ │ │ add fp, r0, #1 │ │ │ │ + ldr r1, [sp, #16] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - beq 8083c │ │ │ │ + beq 84388 │ │ │ │ add r0, r4, #5 │ │ │ │ strb r5, [r7] │ │ │ │ - bl 6000c │ │ │ │ add r4, sp, #40 @ 0x28 │ │ │ │ + bl 626d4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 601e8 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ + bl 628f8 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, #7 │ │ │ │ mov r0, #2 │ │ │ │ str fp, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + bl b155c │ │ │ │ ldr fp, [sp, #40] @ 0x28 │ │ │ │ mov r1, #47 @ 0x2f │ │ │ │ mov r0, fp │ │ │ │ - bl 2252c │ │ │ │ + bl 22488 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 8076c │ │ │ │ + beq 842b8 │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #36 @ 0x24 │ │ │ │ - bl 601e8 │ │ │ │ + bl 628f8 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r1, #47 @ 0x2f │ │ │ │ - bl 2252c │ │ │ │ + bl 22488 │ │ │ │ mov r1, r0 │ │ │ │ - strb r5, [r1], #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 601e8 │ │ │ │ + strb r5, [r1], #1 │ │ │ │ + bl 628f8 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #256 @ 0x100 │ │ │ │ mov r0, r6 │ │ │ │ - bl 80328 │ │ │ │ + bl 83e2c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 80714 │ │ │ │ + beq 8424c │ │ │ │ mov r7, #1 │ │ │ │ - b 80560 │ │ │ │ + b 84098 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, #6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 249b0 │ │ │ │ + bl 248dc │ │ │ │ cmp r0, #0 │ │ │ │ - bne 806b4 │ │ │ │ + bne 841ec │ │ │ │ cmp r7, #0 │ │ │ │ - beq 806fc │ │ │ │ + beq 84234 │ │ │ │ + ldr r4, [pc, #556] @ 843c8 │ │ │ │ + add sl, sl, #1 │ │ │ │ mov r1, #28 │ │ │ │ mov r0, #1 │ │ │ │ - bl 25460 │ │ │ │ - ldr r4, [pc, #524] @ 8087c │ │ │ │ - add sl, sl, #1 │ │ │ │ + bl 2538c │ │ │ │ + cmp r0, #0 │ │ │ │ add r4, pc, r4 │ │ │ │ add r4, r4, sl, lsl #2 │ │ │ │ - cmp r0, #0 │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - beq 80808 │ │ │ │ - bl 802b0 │ │ │ │ + beq 84354 │ │ │ │ + bl 83db0 │ │ │ │ ldr r5, [r4, #4] │ │ │ │ - bl 21f74 │ │ │ │ + bl 21edc │ │ │ │ str r0, [r5] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 802b0 │ │ │ │ + bl 83db0 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ - bl 21f74 │ │ │ │ + bl 21edc │ │ │ │ str r7, [sp, #24] │ │ │ │ str r0, [r4, #4] │ │ │ │ - b 80540 │ │ │ │ - ldr r1, [pc, #452] @ 80880 │ │ │ │ + b 84078 │ │ │ │ + ldr r1, [pc, #472] @ 843cc │ │ │ │ mov r2, #6 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 249b0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 248dc │ │ │ │ cmp r0, #0 │ │ │ │ - bne 80798 │ │ │ │ + bne 842e4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 806fc │ │ │ │ + beq 84234 │ │ │ │ add r0, r4, #6 │ │ │ │ - bl 6000c │ │ │ │ - ldr r3, [pc, #408] @ 80884 │ │ │ │ + bl 626d4 │ │ │ │ + ldr r3, [pc, #428] @ 843d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, sl, lsl #2 │ │ │ │ ldr r4, [r3, #4] │ │ │ │ - bl 21f74 │ │ │ │ + bl 21edc │ │ │ │ str r0, [r4, #8] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #256 @ 0x100 │ │ │ │ mov r0, r6 │ │ │ │ - bl 80328 │ │ │ │ + bl 83e2c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 80560 │ │ │ │ + bne 84098 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 2294c │ │ │ │ + bl 228a8 │ │ │ │ cmn sl, #1 │ │ │ │ - beq 80834 │ │ │ │ - ldr r0, [pc, #332] @ 80888 │ │ │ │ + beq 84380 │ │ │ │ + ldr r0, [pc, #352] @ 843d4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #4 │ │ │ │ - ldr r2, [pc, #324] @ 8088c │ │ │ │ - ldr r3, [pc, #272] @ 8085c │ │ │ │ + ldr r2, [pc, #344] @ 843d8 │ │ │ │ + ldr r3, [pc, #292] @ 843a8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #300] @ 0x12c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 80854 │ │ │ │ + bne 843a0 │ │ │ │ add sp, sp, #308 @ 0x134 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ add r4, sp, #36 @ 0x24 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ - bl 601e8 │ │ │ │ + bl 628f8 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r1, #47 @ 0x2f │ │ │ │ - bl 2252c │ │ │ │ + bl 22488 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 80820 │ │ │ │ + beq 8436c │ │ │ │ strb r7, [r0] │ │ │ │ - b 8061c │ │ │ │ - ldr r1, [pc, #240] @ 80890 │ │ │ │ + b 84154 │ │ │ │ + ldr r1, [pc, #240] @ 843dc │ │ │ │ mov r2, #9 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 249b0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 248dc │ │ │ │ cmp r0, #0 │ │ │ │ - bne 806fc │ │ │ │ + bne 84234 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 806fc │ │ │ │ + beq 84234 │ │ │ │ add r4, r4, #9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 80394 │ │ │ │ - ldr r3, [pc, #192] @ 80894 │ │ │ │ + bl 83ea4 │ │ │ │ + ldr r3, [pc, #192] @ 843e0 │ │ │ │ + vcvt.s32.f32 s0, s0 │ │ │ │ + mov r1, #6 │ │ │ │ mov r0, #2 │ │ │ │ + ldr r2, [pc, #180] @ 843e4 │ │ │ │ add r3, pc, r3 │ │ │ │ - add r3, r3, sl, lsl r0 │ │ │ │ - ldr r2, [pc, #180] @ 80898 │ │ │ │ - ldr r3, [r3, #4] │ │ │ │ + add r3, r3, sl, lsl #2 │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r1, #6 │ │ │ │ - vcvt.s32.f32 s0, s0 │ │ │ │ + ldr r3, [r3, #4] │ │ │ │ vstr s0, [r3, #12] │ │ │ │ add r3, sl, #1 │ │ │ │ str r4, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ - b 806fc │ │ │ │ + bl b155c │ │ │ │ + b 84234 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 2294c │ │ │ │ - b 80734 │ │ │ │ - ldr r1, [pc, #116] @ 8089c │ │ │ │ + bl 228a8 │ │ │ │ + b 8426c │ │ │ │ + ldr r1, [pc, #116] @ 843e8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 601e8 │ │ │ │ - b 8061c │ │ │ │ + bl 628f8 │ │ │ │ + b 84154 │ │ │ │ mov r0, #0 │ │ │ │ - b 80740 │ │ │ │ - ldr r2, [pc, #92] @ 808a0 │ │ │ │ + b 84278 │ │ │ │ + ldr r2, [pc, #92] @ 843ec │ │ │ │ mov r1, #7 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #2 │ │ │ │ - bl ab6e0 │ │ │ │ - b 80714 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq sp, fp, r4, lsr #28 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - andseq sl, r4, r4, lsl #23 │ │ │ │ - andseq fp, r5, r0, lsr #19 │ │ │ │ - ldrdeq ip, [ip], -r4 @ │ │ │ │ - andseq fp, r5, r4, ror #19 │ │ │ │ - andseq fp, r5, ip, ror #18 │ │ │ │ - andseq fp, r5, r0, lsl #19 │ │ │ │ - andseq fp, r5, r4, lsr #19 │ │ │ │ - eoreq ip, ip, r8, asr ip │ │ │ │ - andseq fp, r5, ip, lsr r8 │ │ │ │ - eoreq ip, ip, r0, ror #23 │ │ │ │ - mlaeq ip, r0, fp, ip │ │ │ │ - eoreq sp, fp, r8, ror fp │ │ │ │ - andseq fp, r5, r0, ror #14 │ │ │ │ - strdeq ip, [ip], -r4 @ │ │ │ │ - andseq fp, r5, r8, lsr #14 │ │ │ │ - andseq ip, r5, r8, asr sl │ │ │ │ - andseq fp, r5, r0, ror #12 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 8424c │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + strdeq sl, [sp], -r0 @ │ │ │ │ + muleq r0, ip, ip │ │ │ │ + mulseq r5, ip, r2 │ │ │ │ + andseq sl, r6, r0, lsr #1 │ │ │ │ + andseq sl, r6, r4, lsr #1 │ │ │ │ + eoreq r9, lr, r4, lsl #5 │ │ │ │ + andseq sl, r6, r8, ror #1 │ │ │ │ + andseq sl, r6, r8, lsl #1 │ │ │ │ + ldrheq sl, [r6], -r0 │ │ │ │ + eoreq r9, lr, ip, lsl r1 │ │ │ │ + andseq r9, r6, r0, asr pc │ │ │ │ + eoreq r9, lr, r8, lsr #1 │ │ │ │ + eoreq r9, lr, r8, asr r0 │ │ │ │ + eoreq sl, sp, r0, asr r0 │ │ │ │ + andseq r9, r6, r0, ror #28 │ │ │ │ + mlaeq lr, ip, pc, r8 @ │ │ │ │ + andseq r9, r6, r8, lsr #28 │ │ │ │ + andseq fp, r6, ip, asr r1 │ │ │ │ + andseq r9, r6, r0, ror #26 │ │ │ │ cmn r1, #2 │ │ │ │ - beq 80940 │ │ │ │ + beq 84490 │ │ │ │ cmn r1, #1 │ │ │ │ - beq 808f8 │ │ │ │ + beq 84444 │ │ │ │ cmn r2, #2 │ │ │ │ str r1, [r0, #8] │ │ │ │ - beq 80920 │ │ │ │ + beq 8446c │ │ │ │ cmn r2, #1 │ │ │ │ - beq 808d0 │ │ │ │ + beq 8441c │ │ │ │ str r2, [r0, #12] │ │ │ │ bx lr │ │ │ │ - ldr r2, [pc, #128] @ 80958 │ │ │ │ + ldr r2, [pc, #132] @ 844a8 │ │ │ │ ldr r1, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, #8] │ │ │ │ ldr r2, [r2, #12] │ │ │ │ sub r3, r3, r1 │ │ │ │ add r3, r3, r3, lsr #31 │ │ │ │ add r2, r2, r3, asr #1 │ │ │ │ str r2, [r0, #12] │ │ │ │ bx lr │ │ │ │ - ldr r1, [pc, #92] @ 8095c │ │ │ │ + ldr r1, [pc, #96] @ 844ac │ │ │ │ cmn r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [r1] │ │ │ │ ldr r1, [r1, #4] │ │ │ │ sub r3, ip, r3 │ │ │ │ add r3, r3, r3, lsr #31 │ │ │ │ add r1, r1, r3, asr #1 │ │ │ │ str r1, [r0, #8] │ │ │ │ - bne 808c0 │ │ │ │ - ldr r3, [pc, #56] @ 80960 │ │ │ │ + bne 8440c │ │ │ │ + ldr r3, [pc, #60] @ 844b0 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldrd r2, [r3, #8] │ │ │ │ - add r2, r2, r3 │ │ │ │ + ldr r1, [r3, #8] │ │ │ │ + ldr r2, [r3, #12] │ │ │ │ ldr r3, [sp] │ │ │ │ + add r2, r2, r1 │ │ │ │ sub r2, r2, r3 │ │ │ │ str r2, [r0, #12] │ │ │ │ bx lr │ │ │ │ - ldr ip, [pc, #28] @ 80964 │ │ │ │ + ldr ip, [pc, #28] @ 844b4 │ │ │ │ add ip, pc, ip │ │ │ │ ldm ip, {r1, ip} │ │ │ │ add r1, r1, ip │ │ │ │ sub r1, r1, r3 │ │ │ │ - b 808b4 │ │ │ │ - eoreq ip, ip, r8, lsl #23 │ │ │ │ - eoreq ip, ip, r0, ror #22 │ │ │ │ - eoreq ip, ip, ip, lsr fp │ │ │ │ - eoreq ip, ip, ip, lsl fp │ │ │ │ + b 84400 │ │ │ │ + eoreq r9, lr, ip, lsr r0 │ │ │ │ + eoreq r9, lr, r4, lsl r0 │ │ │ │ + strdeq r8, [lr], -r0 @ │ │ │ │ + eoreq r8, lr, ip, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ - ldr r4, [pc, #256] @ 80a80 │ │ │ │ + ldr r1, [pc, #272] @ 845e4 │ │ │ │ sub sp, sp, #80 @ 0x50 │ │ │ │ - ldr r1, [r0, #8] │ │ │ │ - str r1, [sp, #8] │ │ │ │ - ldr r1, [pc, #244] @ 80a84 │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r1, [r4, r1] │ │ │ │ + mov r3, #4 │ │ │ │ + ldr r2, [pc, #264] @ 845e8 │ │ │ │ ldr ip, [r0, #44] @ 0x2c │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #256] @ 845ec │ │ │ │ + ldr r2, [r1, r2] │ │ │ │ + tst ip, #4 │ │ │ │ + ldr r1, [r0, #8] │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r4, [pc, #240] @ 845f0 │ │ │ │ + ldr r2, [r2] │ │ │ │ + str r2, [sp, #76] @ 0x4c │ │ │ │ + mov r2, #0 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ - ldr lr, [pc, #228] @ 80a88 │ │ │ │ - ldr r1, [r1] │ │ │ │ - str r1, [sp, #76] @ 0x4c │ │ │ │ - mov r1, #0 │ │ │ │ - mov r3, #4 │ │ │ │ + str r1, [sp, #8] │ │ │ │ ldr r1, [r0, #16] │ │ │ │ - tst ip, #4 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [r0, #20] │ │ │ │ - ldr r4, [pc, #196] @ 80a8c │ │ │ │ str r3, [sp, #24] │ │ │ │ - str r3, [sp, #28] │ │ │ │ - add lr, pc, lr │ │ │ │ strne r1, [sp, #24] │ │ │ │ + str r3, [sp, #28] │ │ │ │ + str r1, [sp, #16] │ │ │ │ strne r2, [sp, #28] │ │ │ │ tst ip, #2 │ │ │ │ + str r2, [sp, #20] │ │ │ │ + movne r3, #60 @ 0x3c │ │ │ │ + moveq r3, #28 │ │ │ │ strne r1, [sp, #32] │ │ │ │ strne r2, [sp, #36] @ 0x24 │ │ │ │ - str r1, [sp, #16] │ │ │ │ - str r2, [sp, #20] │ │ │ │ ldr lr, [lr, r4] │ │ │ │ - movne r3, #60 @ 0x3c │ │ │ │ ldr lr, [lr] │ │ │ │ - moveq r3, #28 │ │ │ │ cmp lr, #0 │ │ │ │ - beq 80a1c │ │ │ │ + beq 84560 │ │ │ │ tst ip, #128 @ 0x80 │ │ │ │ - orrne r3, r3, #128 @ 0x80 │ │ │ │ - strne r1, [sp, #48] @ 0x30 │ │ │ │ - strne r2, [sp, #52] @ 0x34 │ │ │ │ - strne r1, [sp, #56] @ 0x38 │ │ │ │ - strne r2, [sp, #60] @ 0x3c │ │ │ │ - ldr r2, [pc, #108] @ 80a90 │ │ │ │ - mov ip, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ + bne 845c8 │ │ │ │ + ldr ip, [pc, #140] @ 845f4 │ │ │ │ + mov r2, #0 │ │ │ │ orr r3, r3, #768 @ 0x300 │ │ │ │ - ldr r1, [r0] │ │ │ │ mov lr, #10 │ │ │ │ - ldr r0, [r2, #16] │ │ │ │ - add r2, sp, #4 │ │ │ │ + ldr r1, [r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ - str ip, [sp, #64] @ 0x40 │ │ │ │ - str ip, [sp, #68] @ 0x44 │ │ │ │ + str r2, [sp, #64] @ 0x40 │ │ │ │ + add ip, pc, ip │ │ │ │ + str r2, [sp, #68] @ 0x44 │ │ │ │ + add r2, sp, #4 │ │ │ │ + ldr r0, [ip, #16] │ │ │ │ str lr, [sp, #72] @ 0x48 │ │ │ │ - bl 22bbc │ │ │ │ - ldr r2, [pc, #60] @ 80a94 │ │ │ │ - ldr r3, [pc, #40] @ 80a84 │ │ │ │ + bl 22b18 │ │ │ │ + ldr r2, [pc, #92] @ 845f8 │ │ │ │ + ldr r3, [pc, #72] @ 845e8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 80a7c │ │ │ │ + bne 845e0 │ │ │ │ add sp, sp, #80 @ 0x50 │ │ │ │ - pop {r4, pc} │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq sp, fp, r4, lsr r9 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - strdeq sp, [fp], -r4 @ │ │ │ │ - muleq r0, r4, r8 │ │ │ │ - eoreq ip, ip, ip, lsr sl │ │ │ │ - eoreq sp, fp, r8, ror #16 │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + orr r3, r3, #128 @ 0x80 │ │ │ │ + str r1, [sp, #48] @ 0x30 │ │ │ │ + str r2, [sp, #52] @ 0x34 │ │ │ │ + str r1, [sp, #56] @ 0x38 │ │ │ │ + str r2, [sp, #60] @ 0x3c │ │ │ │ + b 84560 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + strdeq r9, [sp], -r0 @ │ │ │ │ + muleq r0, ip, ip │ │ │ │ + ldrdeq r9, [sp], -ip @ │ │ │ │ + andeq r1, r0, r0, lsl #17 │ │ │ │ + eoreq r8, lr, r4, ror #29 │ │ │ │ + eoreq r9, sp, r4, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #3840] @ 0xf00 │ │ │ │ - ldr r3, [pc, #676] @ 80d54 │ │ │ │ + mov r5, r1 │ │ │ │ + ldr r1, [pc, #688] @ 848d4 │ │ │ │ sub sp, sp, #232 @ 0xe8 │ │ │ │ - add r3, pc, r3 │ │ │ │ mov r7, r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - str r0, [sp, #20] │ │ │ │ - ldrh r3, [r3, #4] │ │ │ │ - ldr r0, [pc, #652] @ 80d58 │ │ │ │ - strh r3, [sp, #24] │ │ │ │ - ldr r3, [pc, #648] @ 80d5c │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r3, [r0, r3] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r2, #74 @ 0x4a │ │ │ │ - mov r1, #0 │ │ │ │ add r6, sp, #100 @ 0x64 │ │ │ │ + ldr r3, [pc, #676] @ 848d8 │ │ │ │ add r0, sp, #26 │ │ │ │ - ldr r3, [r3] │ │ │ │ - str r3, [sp, #228] @ 0xe4 │ │ │ │ - mov r3, #0 │ │ │ │ - bl 24368 │ │ │ │ + add r4, sp, #20 │ │ │ │ + ldr r2, [pc, #668] @ 848dc │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [pc, #664] @ 848e0 │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr ip, [r3] │ │ │ │ + ldr r2, [r1, r2] │ │ │ │ + mov r1, #0 │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldrh r3, [r3, #4] │ │ │ │ + ldr r2, [r2] │ │ │ │ + str r2, [sp, #228] @ 0xe4 │ │ │ │ + mov r2, #0 │ │ │ │ + mov r2, #74 @ 0x4a │ │ │ │ + str ip, [sp, #20] │ │ │ │ + strh r3, [sp, #24] │ │ │ │ + bl 242a0 │ │ │ │ mov r3, #128 @ 0x80 │ │ │ │ ldrb r1, [r5, #16] │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 24a94 │ │ │ │ - ldr r1, [pc, #584] @ 80d60 │ │ │ │ - ldr r0, [pc, #584] @ 80d64 │ │ │ │ - add r1, pc, r1 │ │ │ │ + bl 249c0 │ │ │ │ + ldr r1, [pc, #592] @ 848e4 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #588] @ 848e8 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - add r4, sp, #20 │ │ │ │ - mov r2, #80 @ 0x50 │ │ │ │ - ldr r8, [pc, #560] @ 80d68 │ │ │ │ - add r8, pc, r8 │ │ │ │ + bl 2481c │ │ │ │ mov r1, r0 │ │ │ │ + mov r2, #80 @ 0x50 │ │ │ │ mov r0, r4 │ │ │ │ - bl 23e94 │ │ │ │ - ldr r2, [pc, #544] @ 80d6c │ │ │ │ + bl 23dcc │ │ │ │ + ldr r2, [pc, #560] @ 848ec │ │ │ │ mov r3, r4 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, #2 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #524] @ 80d70 │ │ │ │ - ldrb r3, [r5, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r2, [pc, #540] @ 848f0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, #2 │ │ │ │ + ldrb r3, [r5, #16] │ │ │ │ str r6, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ ldrb r3, [r5, #17] │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ - beq 80cb8 │ │ │ │ + beq 84838 │ │ │ │ ldr r4, [r7, #188] @ 0xbc │ │ │ │ cmp r4, #0 │ │ │ │ - bne 80ba0 │ │ │ │ - b 80d44 │ │ │ │ + bne 84710 │ │ │ │ + b 848c4 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ - beq 80d44 │ │ │ │ + beq 848c4 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 80b94 │ │ │ │ - ldr r2, [pc, #448] @ 80d74 │ │ │ │ - ldr r3, [r4, #56] @ 0x38 │ │ │ │ - add r2, pc, r2 │ │ │ │ + bne 84704 │ │ │ │ + ldr r2, [pc, #464] @ 848f4 │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ mov r0, r6 │ │ │ │ - bl 250b8 │ │ │ │ - ldr r2, [pc, #428] @ 80d78 │ │ │ │ - str r6, [sp] │ │ │ │ + ldr r3, [r4, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ - ldrb r3, [r5, #17] │ │ │ │ + bl 24fe4 │ │ │ │ + ldr r2, [pc, #444] @ 848f8 │ │ │ │ mov r1, #7 │ │ │ │ mov r0, #2 │ │ │ │ - bl ab6e0 │ │ │ │ + str r6, [sp] │ │ │ │ + ldrb r3, [r5, #17] │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ ldrsb r3, [r5, #17] │ │ │ │ cmp r3, #0 │ │ │ │ - bge 80c60 │ │ │ │ + bge 847d0 │ │ │ │ ldrb r3, [r5, #18] │ │ │ │ + mov r2, #1 │ │ │ │ + mov r0, r6 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #376] @ 80d7c │ │ │ │ - mov r2, #1 │ │ │ │ + ldr r3, [pc, #384] @ 848fc │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #128 @ 0x80 │ │ │ │ mov r1, r3 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #348] @ 80d80 │ │ │ │ - ldr r1, [pc, #348] @ 80d84 │ │ │ │ - mov r2, #128 @ 0x80 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r1, pc, r1 │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ + mov r3, #128 @ 0x80 │ │ │ │ + ldr r1, [pc, #360] @ 84900 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r6 │ │ │ │ str r6, [sp] │ │ │ │ - bl 2537c │ │ │ │ - ldr r2, [pc, #316] @ 80d88 │ │ │ │ - ldrb r3, [r5, #18] │ │ │ │ - add r2, pc, r2 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [pc, #344] @ 84904 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r3, pc, r3 │ │ │ │ + bl 252a8 │ │ │ │ + ldr r2, [pc, #332] @ 84908 │ │ │ │ mov r1, #7 │ │ │ │ mov r0, #2 │ │ │ │ + ldrb r3, [r5, #18] │ │ │ │ str r6, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r3, [pc, #292] @ 80d8c │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r3, [pc, #308] @ 8490c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 80d38 │ │ │ │ - ldr r2, [pc, #276] @ 80d90 │ │ │ │ + beq 848b8 │ │ │ │ + ldr r2, [pc, #292] @ 84910 │ │ │ │ mov r1, #7 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #2 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #260] @ 80d94 │ │ │ │ - ldr r3, [pc, #200] @ 80d5c │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r2, [pc, #276] @ 84914 │ │ │ │ + ldr r3, [pc, #216] @ 848dc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #228] @ 0xe4 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 80d50 │ │ │ │ + bne 848d0 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #232 @ 0xe8 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #212] @ 80d98 │ │ │ │ mov r2, #1 │ │ │ │ + mov r0, r6 │ │ │ │ + ldr r3, [pc, #204] @ 84918 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #128 @ 0x80 │ │ │ │ mov r1, r3 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #184] @ 80d9c │ │ │ │ - ldr r1, [pc, #184] @ 80da0 │ │ │ │ - mov r2, #128 @ 0x80 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - add r1, pc, r1 │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ + mov r3, #128 @ 0x80 │ │ │ │ + ldr r1, [pc, #180] @ 8491c │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r6 │ │ │ │ str r6, [sp] │ │ │ │ - bl 2537c │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [pc, #164] @ 84920 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r3, pc, r3 │ │ │ │ + bl 252a8 │ │ │ │ ldrb r3, [r5, #17] │ │ │ │ - ldr r2, [pc, #148] @ 80da4 │ │ │ │ mov r1, #7 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #2 │ │ │ │ str r6, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ + ldr r2, [pc, #136] @ 84924 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ ldrsb r3, [r5, #17] │ │ │ │ cmp r3, #0 │ │ │ │ - bge 80c60 │ │ │ │ + bge 847d0 │ │ │ │ mov r3, #63 @ 0x3f │ │ │ │ strh r3, [sp, #100] @ 0x64 │ │ │ │ - b 80c44 │ │ │ │ - ldr r3, [pc, #104] @ 80da8 │ │ │ │ + b 847b4 │ │ │ │ + ldr r3, [pc, #104] @ 84928 │ │ │ │ add r3, pc, r3 │ │ │ │ - b 80c74 │ │ │ │ + b 847e4 │ │ │ │ mov r2, #63 @ 0x3f │ │ │ │ strh r2, [sp, #100] @ 0x64 │ │ │ │ - b 80d08 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - andseq fp, r5, r0, lsr r5 │ │ │ │ - strdeq sp, [fp], -r0 @ │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - andseq fp, r5, r4, lsr #8 │ │ │ │ - andseq r3, r5, r8, lsr r4 │ │ │ │ - eoreq sp, fp, ip, lsl #15 │ │ │ │ - andseq r2, r8, ip, ror #29 │ │ │ │ - @ instruction: 0x0015b3f4 │ │ │ │ - andseq r2, r8, r4, lsl #29 │ │ │ │ - @ instruction: 0x0015b3f4 │ │ │ │ - andseq fp, r5, ip, ror r3 │ │ │ │ - andseq r0, r6, r0, asr #11 │ │ │ │ - andseq fp, r5, r4, asr #6 │ │ │ │ - andseq fp, r5, ip, lsr r3 │ │ │ │ - andeq r1, r0, r8, lsr sl │ │ │ │ - andseq fp, r5, r8, lsr #6 │ │ │ │ - eoreq sp, fp, r0, lsr r6 │ │ │ │ - andseq fp, r7, r8, lsl #13 │ │ │ │ - andseq r0, r6, r4, lsl #10 │ │ │ │ - andseq fp, r5, r4, lsl #5 │ │ │ │ - @ instruction: 0x0015b2b0 │ │ │ │ - @ instruction: 0x001583d8 │ │ │ │ + b 84888 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + mlaeq sp, r4, ip, r9 │ │ │ │ + andseq r9, r6, ip, ror #23 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eoreq r9, sp, ip, ror ip │ │ │ │ + @ instruction: 0x00169af4 │ │ │ │ + andseq r1, r6, ip, lsl #22 │ │ │ │ + andseq r1, r9, r4, asr #11 │ │ │ │ + andseq r9, r6, r8, asr #21 │ │ │ │ + andseq r1, r9, ip, asr r5 │ │ │ │ + andseq r9, r6, r8, asr #21 │ │ │ │ + andseq r9, r6, r8, asr sl │ │ │ │ + andseq r9, r6, ip, lsl sl │ │ │ │ + mulseq r6, r0, ip │ │ │ │ + andseq r9, r6, r0, lsl sl │ │ │ │ + andeq r1, r0, r4, lsr #20 │ │ │ │ + andseq r9, r6, r4, lsl #20 │ │ │ │ + ldrdeq r9, [sp], -r0 @ │ │ │ │ + andseq r9, r8, r4, asr sp │ │ │ │ + andseq r9, r6, ip, asr #18 │ │ │ │ + andseq lr, r6, r0, asr #23 │ │ │ │ + andseq r9, r6, r8, ror r9 │ │ │ │ + andseq r6, r6, r8, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ - ldr r3, [pc, #240] @ 80eb4 │ │ │ │ - ldr ip, [pc, #240] @ 80eb8 │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr ip, [pc, #244] @ 84a3c │ │ │ │ mov r4, r0 │ │ │ │ - ldr r0, [r3, #16] │ │ │ │ - ldr r3, [pc, #228] @ 80ebc │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r1, [pc, #224] @ 80ec0 │ │ │ │ - ldr r3, [ip, r3] │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [r3] │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - mov r3, #0 │ │ │ │ - bl 250e8 │ │ │ │ + ldr r0, [pc, #232] @ 84a40 │ │ │ │ + ldr r3, [pc, #232] @ 84a44 │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r1, [pc, #228] @ 84a48 │ │ │ │ + ldr r0, [ip, r0] │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r0] │ │ │ │ + str r0, [sp, #36] @ 0x24 │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r0, [r3, #16] │ │ │ │ + bl 25014 │ │ │ │ subs r3, r0, #0 │ │ │ │ - bne 80e30 │ │ │ │ - ldr r2, [pc, #184] @ 80ec4 │ │ │ │ - ldr r3, [pc, #172] @ 80ebc │ │ │ │ + bne 849bc │ │ │ │ + ldr r2, [pc, #188] @ 84a4c │ │ │ │ + ldr r3, [pc, #172] @ 84a40 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 80eb0 │ │ │ │ + bne 84a38 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ - pop {r4, pc} │ │ │ │ - ldr r0, [r4, #60] @ 0x3c │ │ │ │ - mov r1, #0 │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r1, [r4, #60] @ 0x3c │ │ │ │ mov r2, #3 │ │ │ │ - cmp r0, r1 │ │ │ │ - str r1, [sp, #20] │ │ │ │ + vmov.i32 q8, #0 @ 0x00000000 │ │ │ │ str r2, [sp, #16] │ │ │ │ - str r1, [sp, #24] │ │ │ │ - str r1, [sp, #28] │ │ │ │ - str r1, [sp, #32] │ │ │ │ - beq 80e78 │ │ │ │ + add r2, sp, #20 │ │ │ │ + vst1.8 {d16-d17}, [r2] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 849fc │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ mov r1, #1 │ │ │ │ + str r1, [sp, #24] │ │ │ │ and r2, r2, #6 │ │ │ │ cmp r2, #6 │ │ │ │ moveq r2, #60 @ 0x3c │ │ │ │ movne r2, #62 @ 0x3e │ │ │ │ str r2, [sp, #20] │ │ │ │ - str r1, [sp, #24] │ │ │ │ - ldr r2, [pc, #72] @ 80ec8 │ │ │ │ + ldr r2, [pc, #76] @ 84a50 │ │ │ │ + add r0, sp, #16 │ │ │ │ mov ip, #5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r2, #16] │ │ │ │ - add r2, sp, #16 │ │ │ │ ldr r1, [r4] │ │ │ │ + str r0, [sp, #8] │ │ │ │ + mov r0, #0 │ │ │ │ str ip, [sp, #12] │ │ │ │ - str r2, [sp, #8] │ │ │ │ - mov ip, #0 │ │ │ │ - mov r2, #32 │ │ │ │ - stm sp, {r2, ip} │ │ │ │ + mov ip, #32 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r0, [sp, #4] │ │ │ │ + ldr r0, [r2, #16] │ │ │ │ mov r2, r3 │ │ │ │ - bl 24f50 │ │ │ │ - b 80e04 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - mlaeq ip, ip, r6, ip │ │ │ │ - eoreq sp, fp, ip, ror #9 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - mulseq r5, ip, sl │ │ │ │ - strhteq sp, [fp], -r4 │ │ │ │ - eoreq ip, ip, r0, ror #11 │ │ │ │ + str ip, [sp] │ │ │ │ + bl 24e7c │ │ │ │ + b 84988 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eoreq r9, sp, r8, ror r9 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + strdeq r8, [lr], -ip @ │ │ │ │ + andseq r0, r6, r8, ror #2 │ │ │ │ + eoreq r9, sp, r0, asr #18 │ │ │ │ + eoreq r8, lr, r4, asr #20 │ │ │ │ ldr r1, [r0, #332] @ 0x14c │ │ │ │ cmp r1, #0 │ │ │ │ bxne lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, lr} │ │ │ │ + strd r4, [sp, #-12]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #8] │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r5, [pc, #68] @ 80f34 │ │ │ │ - ldr r2, [r0, #340] @ 0x154 │ │ │ │ + ldr r5, [pc, #76] @ 84ac8 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r3, r0, #348 @ 0x15c │ │ │ │ - add r5, pc, r5 │ │ │ │ mov r4, r0 │ │ │ │ - str r1, [sp, #8] │ │ │ │ - str r1, [sp, #4] │ │ │ │ + ldr r2, [r0, #340] @ 0x154 │ │ │ │ str r3, [sp] │ │ │ │ - mov r1, r2 │ │ │ │ + str r1, [sp, #4] │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r1, [sp, #8] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ - bl 237ec │ │ │ │ + mov r1, r2 │ │ │ │ + bl 23724 │ │ │ │ ldr r1, [r4] │ │ │ │ mov r2, r0 │ │ │ │ - str r2, [r4, #332] @ 0x14c │ │ │ │ ldr r0, [r5, #16] │ │ │ │ + str r2, [r4, #332] @ 0x14c │ │ │ │ add sp, sp, #20 │ │ │ │ - pop {r4, r5, lr} │ │ │ │ - b 23e64 │ │ │ │ - eoreq ip, ip, r8, ror #10 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr lr, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + b 23d9c │ │ │ │ + ldrdeq r8, [lr], -r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ + strd r4, [sp, #-28]! @ 0xffffffe4 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + str lr, [sp, #24] │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ - ldr ip, [pc, #1868] @ 8169c │ │ │ │ - ldr r3, [pc, #1868] @ 816a0 │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r2, [pc, #1864] @ 816a4 │ │ │ │ - ldr r3, [ip, r3] │ │ │ │ + ldr ip, [pc, #1880] @ 85248 │ │ │ │ sub sp, sp, #140 @ 0x8c │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #6 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #2 │ │ │ │ + ldr r3, [pc, #1864] @ 8524c │ │ │ │ + ldr r2, [pc, #1864] @ 85250 │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r4, [pc, #1860] @ 85254 │ │ │ │ + ldr r3, [ip, r3] │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r5, [pc, #1852] @ 85258 │ │ │ │ + add r4, pc, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #132] @ 0x84 │ │ │ │ mov r3, #0 │ │ │ │ - ldr r4, [pc, #1828] @ 816a8 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r0, [pc, #1824] @ 816ac │ │ │ │ - add r4, pc, r4 │ │ │ │ - add r0, pc, r0 │ │ │ │ + bl b155c │ │ │ │ + ldr r0, [pc, #1832] @ 8525c │ │ │ │ + add r5, pc, r5 │ │ │ │ str r6, [r4, #16] │ │ │ │ - bl 22e68 │ │ │ │ - bl 8342c │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl 22dc4 │ │ │ │ + bl 871c0 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ - ldr r5, [pc, #1800] @ 816b0 │ │ │ │ ldr r3, [r3, #128] @ 0x80 │ │ │ │ - add r5, pc, r5 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 81590 │ │ │ │ + beq 8513c │ │ │ │ ldrb r2, [r3] │ │ │ │ cmp r2, #58 @ 0x3a │ │ │ │ - beq 81428 │ │ │ │ - ldr r2, [pc, #1772] @ 816b4 │ │ │ │ - ldr r1, [pc, #1772] @ 816b8 │ │ │ │ + beq 84fd4 │ │ │ │ + ldr r2, [pc, #1784] @ 85260 │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r1, [pc, #1780] @ 85264 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ - ldr r2, [pc, #1764] @ 816bc │ │ │ │ add r1, pc, r1 │ │ │ │ - mov r0, #0 │ │ │ │ + ldr r2, [pc, #1768] @ 85268 │ │ │ │ str r0, [r1] │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #7 │ │ │ │ mov r0, #2 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r1, [pc, #1736] @ 816c0 │ │ │ │ - ldr r0, [pc, #1736] @ 816c4 │ │ │ │ - add r1, pc, r1 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r1, [pc, #1748] @ 8526c │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #1744] @ 85270 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - mov r1, #4 │ │ │ │ + bl 2481c │ │ │ │ mov r2, r0 │ │ │ │ + mov r1, #4 │ │ │ │ mov r0, #2 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r3, [pc, #1704] @ 816c8 │ │ │ │ + bl b155c │ │ │ │ + ldr r3, [pc, #1716] @ 85274 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #16] │ │ │ │ - bl 23d98 │ │ │ │ + bl 23cd0 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 81390 │ │ │ │ - ldr r3, [pc, #1684] @ 816cc │ │ │ │ + bne 84f3c │ │ │ │ + ldr r3, [pc, #1696] @ 85278 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r3] │ │ │ │ - ldr r1, [pc, #1676] @ 816d0 │ │ │ │ - ldr r0, [pc, #1676] @ 816d4 │ │ │ │ - add r1, pc, r1 │ │ │ │ + ldr r1, [pc, #1688] @ 8527c │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #1684] @ 85280 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - mov r1, #4 │ │ │ │ + bl 2481c │ │ │ │ mov r2, r0 │ │ │ │ + mov r1, #4 │ │ │ │ mov r0, #2 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r3, [pc, #1644] @ 816d8 │ │ │ │ + bl b155c │ │ │ │ + ldr r3, [pc, #1656] @ 85284 │ │ │ │ add r2, sp, #28 │ │ │ │ + add r1, sp, #24 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #16] │ │ │ │ - add r1, sp, #24 │ │ │ │ - bl 2219c │ │ │ │ + bl 220f8 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 81378 │ │ │ │ - ldr r3, [pc, #1616] @ 816dc │ │ │ │ + bne 84f24 │ │ │ │ + ldr r3, [pc, #1628] @ 85288 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r3, #4] │ │ │ │ - ldr r1, [pc, #1608] @ 816e0 │ │ │ │ - ldr r0, [pc, #1608] @ 816e4 │ │ │ │ - add r1, pc, r1 │ │ │ │ + ldr r1, [pc, #1620] @ 8528c │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #1616] @ 85290 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r1, #2 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r4, [pc, #1576] @ 816e8 │ │ │ │ + bl b155c │ │ │ │ + ldr r4, [pc, #1588] @ 85294 │ │ │ │ add r7, sp, #40 @ 0x28 │ │ │ │ + add r6, sp, #36 @ 0x24 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - add r6, sp, #36 @ 0x24 │ │ │ │ ldr r1, [r0, #132] @ 0x84 │ │ │ │ ldr r3, [r0, #140] @ 0x8c │ │ │ │ add r2, r1, r1, lsl #2 │ │ │ │ + str r1, [r4, #20] │ │ │ │ add r3, r3, r2, lsl #4 │ │ │ │ - ldr r3, [r3, #8] │ │ │ │ mov r2, r6 │ │ │ │ + ldr r3, [r3, #8] │ │ │ │ str r3, [r4, #24] │ │ │ │ mov r3, r7 │ │ │ │ - str r1, [r4, #20] │ │ │ │ - bl 251cc │ │ │ │ + bl 250f8 │ │ │ │ ldrh r2, [sp, #40] @ 0x28 │ │ │ │ - mov r3, #0 │ │ │ │ - cmp r2, r3 │ │ │ │ - str r3, [r4, #12] │ │ │ │ - str r3, [r4, #4] │ │ │ │ + mov r1, #0 │ │ │ │ ldrh r3, [sp, #50] @ 0x32 │ │ │ │ + cmp r2, #0 │ │ │ │ str r2, [r4] │ │ │ │ - str r3, [r4, #8] │ │ │ │ - bne 81134 │ │ │ │ + stmib r4, {r1, r3} │ │ │ │ + str r1, [r4, #12] │ │ │ │ + bne 84cd0 │ │ │ │ ldr r2, [r4, #16] │ │ │ │ ldr r1, [r2, #140] @ 0x8c │ │ │ │ ldr r2, [r4, #20] │ │ │ │ add r2, r2, r2, lsl #2 │ │ │ │ add r2, r1, r2, lsl #4 │ │ │ │ ldr r2, [r2, #12] │ │ │ │ str r2, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 81160 │ │ │ │ - ldr r1, [pc, #1448] @ 816ec │ │ │ │ + bne 84cfc │ │ │ │ + ldr r1, [pc, #1464] @ 85298 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, #16] │ │ │ │ ldr r0, [r3, #140] @ 0x8c │ │ │ │ ldr r3, [r1, #20] │ │ │ │ add r3, r3, r3, lsl #2 │ │ │ │ add r3, r0, r3, lsl #4 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ str r3, [r1, #8] │ │ │ │ - ldr r1, [pc, #1416] @ 816f0 │ │ │ │ - ldr r4, [pc, #1416] @ 816f4 │ │ │ │ - ldr r9, [r5, r1] │ │ │ │ + ldr r1, [pc, #1432] @ 8529c │ │ │ │ + ldr r8, [r5, r1] │ │ │ │ + str r2, [r8] │ │ │ │ + ldr r2, [pc, #1424] @ 852a0 │ │ │ │ + ldr r4, [r5, r2] │ │ │ │ + str r3, [r4] │ │ │ │ + bl 59c0c │ │ │ │ + ldr r3, [r4] │ │ │ │ + ldr r4, [pc, #1408] @ 852a4 │ │ │ │ + ldr r2, [r8] │ │ │ │ add r4, pc, r4 │ │ │ │ - str r2, [r9] │ │ │ │ - ldr r2, [pc, #1404] @ 816f8 │ │ │ │ - ldr r8, [r5, r2] │ │ │ │ - str r3, [r8] │ │ │ │ - bl 57ba4 │ │ │ │ - ldr ip, [r9] │ │ │ │ - ldr r2, [pc, #1388] @ 816fc │ │ │ │ - str ip, [r4] │ │ │ │ - ldr ip, [r8] │ │ │ │ - str ip, [r4, #8] │ │ │ │ - ldr r2, [r5, r2] │ │ │ │ - ldr r3, [pc, #1372] @ 81700 │ │ │ │ - ldr r2, [r2] │ │ │ │ - str r2, [r4, #4] │ │ │ │ - ldr r3, [r5, r3] │ │ │ │ + ldrd r0, [r4, #16] │ │ │ │ + str r2, [r4] │ │ │ │ mov r2, r6 │ │ │ │ + str r3, [r4, #8] │ │ │ │ + ldr r3, [pc, #1384] @ 852a8 │ │ │ │ + ldr r3, [r5, r3] │ │ │ │ + ldr r3, [r3] │ │ │ │ + str r3, [r4, #4] │ │ │ │ + ldr r3, [pc, #1372] @ 852ac │ │ │ │ + ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ - ldrd r0, [r4, #16] │ │ │ │ str r3, [r4, #12] │ │ │ │ - bl 5a158 │ │ │ │ + bl 5c450 │ │ │ │ subs r2, r0, #0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - ble 8144c │ │ │ │ + ble 84ff8 │ │ │ │ mov r3, #0 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - str r3, [sp, #4] │ │ │ │ + ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + str r3, [sp, #20] │ │ │ │ mov r3, #1 │ │ │ │ - str r3, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ + str r3, [sp, #12] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [sp, #16] │ │ │ │ - ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r3, #2 │ │ │ │ - bl 246ec │ │ │ │ + bl 24624 │ │ │ │ ldr r2, [r0, #20] │ │ │ │ mov r3, r0 │ │ │ │ sub r2, r2, #1 │ │ │ │ clz r2, r2 │ │ │ │ lsr r2, r2, #5 │ │ │ │ str r2, [r4, #44] @ 0x2c │ │ │ │ ldr r2, [r0, #44] @ 0x2c │ │ │ │ str r2, [r4, #28] │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ str r2, [r4, #32] │ │ │ │ ldr r2, [r3, #52] @ 0x34 │ │ │ │ str r2, [r4, #36] @ 0x24 │ │ │ │ ldr r2, [r3, #56] @ 0x38 │ │ │ │ - str r2, [r4, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ - ldr r4, [pc, #1220] @ 81704 │ │ │ │ + str r2, [r4, #40] @ 0x28 │ │ │ │ + ldr r4, [pc, #1236] @ 852b0 │ │ │ │ blx r3 │ │ │ │ - ldr r2, [pc, #1216] @ 81708 │ │ │ │ + ldr r2, [pc, #1232] @ 852b4 │ │ │ │ + mov r1, #7 │ │ │ │ + mov r0, #2 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r3, [r4] │ │ │ │ mov r1, #7 │ │ │ │ mov r0, #2 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #1192] @ 8170c │ │ │ │ - ldr ip, [r4, #8] │ │ │ │ - ldr r3, [r4] │ │ │ │ + ldr r2, [r4, #8] │ │ │ │ + str r2, [sp] │ │ │ │ + ldr r2, [pc, #1188] @ 852b8 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r3, [r4, #4] │ │ │ │ mov r1, #7 │ │ │ │ mov r0, #2 │ │ │ │ - str ip, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #1164] @ 81710 │ │ │ │ - ldr ip, [r4, #12] │ │ │ │ - ldr r3, [r4, #4] │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + str r2, [sp] │ │ │ │ + ldr r2, [pc, #1160] @ 852bc │ │ │ │ add r2, pc, r2 │ │ │ │ - str ip, [sp] │ │ │ │ + bl b155c │ │ │ │ + ldr r2, [pc, #1152] @ 852c0 │ │ │ │ mov r1, #7 │ │ │ │ mov r0, #2 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #1136] @ 81714 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r2, [pc, #1132] @ 852c4 │ │ │ │ mov r1, #7 │ │ │ │ mov r0, #2 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #1116] @ 81718 │ │ │ │ ldr r3, [r4, #36] @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r2, [pc, #1112] @ 852c8 │ │ │ │ mov r1, #7 │ │ │ │ mov r0, #2 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #1096] @ 8171c │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r1, #7 │ │ │ │ - mov r0, #2 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r3, [pc, #1076] @ 81720 │ │ │ │ + bl b155c │ │ │ │ + ldr r3, [pc, #1092] @ 852cc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 81558 │ │ │ │ - ldr r3, [pc, #1060] @ 81724 │ │ │ │ + bne 85104 │ │ │ │ + ldr r3, [pc, #1076] @ 852d0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 8151c │ │ │ │ - ldr r3, [pc, #1044] @ 81728 │ │ │ │ + bne 850c8 │ │ │ │ + ldr r3, [pc, #1060] @ 852d4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #28] │ │ │ │ cmp r2, #32 │ │ │ │ - beq 814dc │ │ │ │ + beq 85088 │ │ │ │ cmp r2, #24 │ │ │ │ - beq 813a8 │ │ │ │ + beq 84f54 │ │ │ │ cmp r2, #16 │ │ │ │ - beq 813e8 │ │ │ │ + beq 84f94 │ │ │ │ cmp r2, #15 │ │ │ │ - bne 8134c │ │ │ │ + bne 84ee8 │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r2, #31744 @ 0x7c00 │ │ │ │ - beq 8166c │ │ │ │ + beq 85218 │ │ │ │ cmp r2, #31 │ │ │ │ - beq 815bc │ │ │ │ - ldr r2, [pc, #984] @ 8172c │ │ │ │ - ldr r3, [pc, #840] @ 816a0 │ │ │ │ + beq 85168 │ │ │ │ + ldr r2, [pc, #1000] @ 852d8 │ │ │ │ + ldr r3, [pc, #856] @ 8524c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 81698 │ │ │ │ + bne 85244 │ │ │ │ add sp, sp, #140 @ 0x8c │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldr r3, [pc, #944] @ 81730 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + add sp, sp, #24 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r3, [pc, #944] @ 852dc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 810b8 │ │ │ │ - b 81090 │ │ │ │ - ldr r3, [pc, #924] @ 81734 │ │ │ │ + bne 84c58 │ │ │ │ + b 84c30 │ │ │ │ + ldr r3, [pc, #924] @ 852e0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 81064 │ │ │ │ - b 8103c │ │ │ │ + bne 84c04 │ │ │ │ + b 84bdc │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r2, #16711680 @ 0xff0000 │ │ │ │ - beq 815e8 │ │ │ │ + beq 85194 │ │ │ │ cmp r2, #255 @ 0xff │ │ │ │ - bne 8134c │ │ │ │ + bne 84ee8 │ │ │ │ ldr r2, [r3, #36] @ 0x24 │ │ │ │ cmp r2, #65280 @ 0xff00 │ │ │ │ - bne 8134c │ │ │ │ + bne 84ee8 │ │ │ │ ldr r3, [r3, #40] @ 0x28 │ │ │ │ cmp r3, #16711680 @ 0xff0000 │ │ │ │ - bne 8134c │ │ │ │ - ldr r3, [pc, #860] @ 81738 │ │ │ │ + bne 84ee8 │ │ │ │ + ldr r3, [pc, #860] @ 852e4 │ │ │ │ mov r2, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #8] │ │ │ │ - b 8134c │ │ │ │ + b 84ee8 │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r2, #63488 @ 0xf800 │ │ │ │ - beq 81640 │ │ │ │ + beq 851ec │ │ │ │ cmp r2, #31 │ │ │ │ - bne 8134c │ │ │ │ + bne 84ee8 │ │ │ │ ldr r2, [r3, #36] @ 0x24 │ │ │ │ cmp r2, #2016 @ 0x7e0 │ │ │ │ - bne 8134c │ │ │ │ + bne 84ee8 │ │ │ │ ldr r3, [r3, #40] @ 0x28 │ │ │ │ cmp r3, #63488 @ 0xf800 │ │ │ │ - bne 8134c │ │ │ │ - ldr r3, [pc, #800] @ 8173c │ │ │ │ + bne 84ee8 │ │ │ │ + ldr r3, [pc, #800] @ 852e8 │ │ │ │ mov r2, #41 @ 0x29 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #8] │ │ │ │ - b 8134c │ │ │ │ - ldr r0, [pc, #784] @ 81740 │ │ │ │ - ldr r2, [pc, #784] @ 81744 │ │ │ │ + b 84ee8 │ │ │ │ + ldr r0, [pc, #784] @ 852ec │ │ │ │ + mov r1, #7 │ │ │ │ + ldr r2, [pc, #780] @ 852f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r1, #7 │ │ │ │ + str r0, [sp] │ │ │ │ mov r0, #2 │ │ │ │ - bl ab6e0 │ │ │ │ - b 81018 │ │ │ │ + bl b155c │ │ │ │ + b 84bb8 │ │ │ │ mov r5, #1 │ │ │ │ - mov r3, #0 │ │ │ │ - mvn r8, #0 │ │ │ │ - mov r9, #2 │ │ │ │ + mov r8, #2 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ + mvn r9, #0 │ │ │ │ + mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ - str r5, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - strd r8, [sp, #8] │ │ │ │ - bl 24554 │ │ │ │ - ldr r1, [r4, #24] │ │ │ │ - mov r2, r7 │ │ │ │ + stmib sp, {r5, r9} │ │ │ │ + str r8, [sp, #12] │ │ │ │ + bl 2448c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 24de8 │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r1, [r4, #24] │ │ │ │ + bl 24d14 │ │ │ │ mov r3, #0 │ │ │ │ - str r5, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r2, r3 │ │ │ │ - strd r8, [sp, #8] │ │ │ │ - ldr r1, [r4, #24] │ │ │ │ + stmib sp, {r5, r9} │ │ │ │ + str r8, [sp, #12] │ │ │ │ ldr r0, [r4, #16] │ │ │ │ + ldr r1, [r4, #24] │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ - bl 24554 │ │ │ │ - adds ip, r5, #7 │ │ │ │ - addmi ip, r5, #14 │ │ │ │ + bl 2448c │ │ │ │ ldr r2, [r0, #44] @ 0x2c │ │ │ │ + mov r3, r0 │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ + adds ip, r5, #7 │ │ │ │ + addmi ip, r5, #14 │ │ │ │ str r1, [r4, #32] │ │ │ │ adds r1, r2, #7 │ │ │ │ addmi r1, r2, #14 │ │ │ │ asr r1, r1, #3 │ │ │ │ cmp r1, ip, asr #3 │ │ │ │ moveq r2, r5 │ │ │ │ - mov r3, r0 │ │ │ │ str r2, [r4, #28] │ │ │ │ - b 81224 │ │ │ │ + b 84dc0 │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r2, #16711680 @ 0xff0000 │ │ │ │ - beq 81614 │ │ │ │ + beq 851c0 │ │ │ │ cmp r2, #255 @ 0xff │ │ │ │ - bne 8134c │ │ │ │ + bne 84ee8 │ │ │ │ ldr r2, [r3, #36] @ 0x24 │ │ │ │ cmp r2, #65280 @ 0xff00 │ │ │ │ - bne 8134c │ │ │ │ + bne 84ee8 │ │ │ │ ldr r3, [r3, #40] @ 0x28 │ │ │ │ cmp r3, #16711680 @ 0xff0000 │ │ │ │ - bne 8134c │ │ │ │ - ldr r3, [pc, #568] @ 81748 │ │ │ │ + bne 84ee8 │ │ │ │ + ldr r3, [pc, #568] @ 852f4 │ │ │ │ mov r2, #26 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #8] │ │ │ │ - b 8134c │ │ │ │ - ldr r3, [pc, #552] @ 8174c │ │ │ │ + b 84ee8 │ │ │ │ + ldr r3, [pc, #552] @ 852f8 │ │ │ │ mov r2, r6 │ │ │ │ - add r3, pc, r3 │ │ │ │ mov r1, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r0, [r3, #16] │ │ │ │ - bl 24470 │ │ │ │ - ldr r2, [pc, #532] @ 81750 │ │ │ │ + bl 243a8 │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #7 │ │ │ │ mov r0, #2 │ │ │ │ + ldr r2, [pc, #520] @ 852fc │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ - b 8130c │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 84ea8 │ │ │ │ + ldr r0, [r4, #16] │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r6 │ │ │ │ - ldr r0, [r4, #16] │ │ │ │ - bl 23924 │ │ │ │ - ldr r2, [pc, #480] @ 81754 │ │ │ │ + bl 2385c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ + mov r1, #7 │ │ │ │ + mov r0, #2 │ │ │ │ + ldr r2, [pc, #468] @ 85300 │ │ │ │ str r3, [sp] │ │ │ │ - add r2, pc, r2 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 84e94 │ │ │ │ + ldr r0, [pc, #448] @ 85304 │ │ │ │ mov r1, #7 │ │ │ │ - mov r0, #2 │ │ │ │ - bl ab6e0 │ │ │ │ - b 812f8 │ │ │ │ - ldr r0, [pc, #448] @ 81758 │ │ │ │ - ldr r3, [pc, #448] @ 8175c │ │ │ │ - ldr r2, [pc, #448] @ 81760 │ │ │ │ + ldr r3, [pc, #444] @ 85308 │ │ │ │ + ldr r2, [pc, #444] @ 8530c │ │ │ │ add r0, pc, r0 │ │ │ │ - str r0, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r1, #7 │ │ │ │ + str r0, [sp] │ │ │ │ mov r0, #2 │ │ │ │ - bl ab6e0 │ │ │ │ - b 81018 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 84bb8 │ │ │ │ ldr r2, [r3, #36] @ 0x24 │ │ │ │ cmp r2, #992 @ 0x3e0 │ │ │ │ - bne 8134c │ │ │ │ + bne 84ee8 │ │ │ │ ldr r3, [r3, #40] @ 0x28 │ │ │ │ cmp r3, #31744 @ 0x7c00 │ │ │ │ - bne 8134c │ │ │ │ - ldr r3, [pc, #392] @ 81764 │ │ │ │ + bne 84ee8 │ │ │ │ + ldr r3, [pc, #392] @ 85310 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #8] │ │ │ │ - b 8134c │ │ │ │ + b 84ee8 │ │ │ │ ldr r2, [r3, #36] @ 0x24 │ │ │ │ cmp r2, #65280 @ 0xff00 │ │ │ │ - bne 8134c │ │ │ │ + bne 84ee8 │ │ │ │ ldr r3, [r3, #40] @ 0x28 │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ - bne 8134c │ │ │ │ - ldr r3, [pc, #352] @ 81768 │ │ │ │ + bne 84ee8 │ │ │ │ + ldr r3, [pc, #352] @ 85314 │ │ │ │ mov r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #8] │ │ │ │ - b 8134c │ │ │ │ + b 84ee8 │ │ │ │ ldr r2, [r3, #36] @ 0x24 │ │ │ │ cmp r2, #65280 @ 0xff00 │ │ │ │ - bne 8134c │ │ │ │ + bne 84ee8 │ │ │ │ ldr r3, [r3, #40] @ 0x28 │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ - bne 8134c │ │ │ │ - ldr r3, [pc, #312] @ 8176c │ │ │ │ + bne 84ee8 │ │ │ │ + ldr r3, [pc, #312] @ 85318 │ │ │ │ mov r2, #28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #8] │ │ │ │ - b 8134c │ │ │ │ + b 84ee8 │ │ │ │ ldr r2, [r3, #36] @ 0x24 │ │ │ │ cmp r2, #2016 @ 0x7e0 │ │ │ │ - bne 8134c │ │ │ │ + bne 84ee8 │ │ │ │ ldr r3, [r3, #40] @ 0x28 │ │ │ │ cmp r3, #31 │ │ │ │ - bne 8134c │ │ │ │ - ldr r3, [pc, #272] @ 81770 │ │ │ │ + bne 84ee8 │ │ │ │ + ldr r3, [pc, #272] @ 8531c │ │ │ │ mov r2, #37 @ 0x25 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #8] │ │ │ │ - b 8134c │ │ │ │ + b 84ee8 │ │ │ │ ldr r2, [r3, #36] @ 0x24 │ │ │ │ cmp r2, #992 @ 0x3e0 │ │ │ │ - bne 8134c │ │ │ │ + bne 84ee8 │ │ │ │ ldr r3, [r3, #40] @ 0x28 │ │ │ │ cmp r3, #31 │ │ │ │ - bne 8134c │ │ │ │ - ldr r3, [pc, #232] @ 81774 │ │ │ │ + bne 84ee8 │ │ │ │ + ldr r3, [pc, #232] @ 85320 │ │ │ │ mov r2, #39 @ 0x27 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #8] │ │ │ │ - b 8134c │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq sp, fp, r0, ror r3 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - andseq fp, r5, r8, lsl #1 │ │ │ │ - ldrdeq ip, [ip], -r8 @ │ │ │ │ - @ instruction: 0xfffffb04 │ │ │ │ - eoreq sp, fp, r8, lsl r3 │ │ │ │ - andseq fp, r5, r4, asr r0 │ │ │ │ - eoreq r7, ip, r0, lsl r2 │ │ │ │ - andseq fp, r5, r4, lsl r0 │ │ │ │ - andseq fp, r5, ip, lsr #32 │ │ │ │ - andseq r2, r5, r8, asr pc │ │ │ │ - eoreq ip, ip, r4, asr #8 │ │ │ │ - strhteq r7, [ip], -r0 │ │ │ │ - andseq fp, r5, ip │ │ │ │ - andseq r2, r5, ip, lsl #30 │ │ │ │ - strdeq ip, [ip], -r4 @ │ │ │ │ - eoreq r7, ip, ip, asr r1 │ │ │ │ - @ instruction: 0x0015afdc │ │ │ │ - @ instruction: 0x00152eb8 │ │ │ │ - eoreq ip, ip, r0, lsr #7 │ │ │ │ - eoreq ip, ip, r0, lsr #6 │ │ │ │ - andeq r1, r0, r8, ror #25 │ │ │ │ - strdeq ip, [ip], -r4 @ │ │ │ │ - ldrdeq r1, [r0], -r8 │ │ │ │ - andeq r1, r0, r4, lsr #13 │ │ │ │ - muleq r0, ip, sl │ │ │ │ - eoreq ip, ip, ip, lsl r2 │ │ │ │ - andseq sl, r5, ip, asr lr │ │ │ │ - andseq sl, r5, r8, asr lr │ │ │ │ - andseq sl, r5, ip, asr #28 │ │ │ │ - andseq sl, r5, r8, asr #28 │ │ │ │ - andseq sl, r5, r8, asr #28 │ │ │ │ - andseq sl, r5, r8, asr #28 │ │ │ │ - strdeq r6, [ip], -ip @ │ │ │ │ - eoreq r6, ip, r8, ror #29 │ │ │ │ - eoreq ip, ip, r0, asr r1 │ │ │ │ - eoreq ip, fp, ip, ror #30 │ │ │ │ - eoreq r6, ip, r8, ror #28 │ │ │ │ - eoreq r6, ip, r0, asr lr │ │ │ │ - eoreq r6, ip, r8, lsl #28 │ │ │ │ - eoreq r6, ip, r8, asr #27 │ │ │ │ - @ instruction: 0x001519d0 │ │ │ │ - @ instruction: 0x0015abbc │ │ │ │ - ldrdeq r6, [ip], -r4 @ │ │ │ │ - eoreq fp, ip, ip, lsr pc │ │ │ │ - andseq sl, r5, r0, lsl ip │ │ │ │ - @ instruction: 0x0015abbc │ │ │ │ - andseq r1, r5, r4, ror #16 │ │ │ │ - andseq pc, r5, r8, asr #24 │ │ │ │ - andseq sl, r5, ip, asr #20 │ │ │ │ - eoreq r6, ip, r8, lsl #24 │ │ │ │ - ldrdeq r6, [ip], -ip @ │ │ │ │ - strhteq r6, [ip], -r0 │ │ │ │ - eoreq r6, ip, r4, lsl #23 │ │ │ │ - eoreq r6, ip, r8, asr fp │ │ │ │ + b 84ee8 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eoreq r9, sp, ip, asr #15 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + andseq r9, r6, r8, lsr #14 │ │ │ │ + eoreq r8, lr, r8, asr #18 │ │ │ │ + eoreq r9, sp, r0, lsr #15 │ │ │ │ + @ instruction: 0xfffffabc │ │ │ │ + andseq r9, r6, r0, lsl #14 │ │ │ │ + eoreq r3, lr, r0, ror r6 │ │ │ │ + @ instruction: 0x001696bc │ │ │ │ + @ instruction: 0x001696d8 │ │ │ │ + andseq r1, r6, r8, lsl #12 │ │ │ │ + eoreq r8, lr, r4, lsr #17 │ │ │ │ + eoreq r3, lr, r0, lsl r6 │ │ │ │ + @ instruction: 0x001696b8 │ │ │ │ + @ instruction: 0x001615bc │ │ │ │ + eoreq r8, lr, r0, asr r8 │ │ │ │ + strhteq r3, [lr], -ip │ │ │ │ + andseq r9, r6, r8, lsl #13 │ │ │ │ + andseq r1, r6, r8, ror #10 │ │ │ │ + strdeq r8, [lr], -ip @ │ │ │ │ + eoreq r8, lr, r4, lsl #15 │ │ │ │ + ldrdeq r1, [r0], -r4 │ │ │ │ + andeq r1, r0, r4, asr #13 │ │ │ │ + eoreq r8, lr, ip, lsr r7 │ │ │ │ + muleq r0, r0, r6 │ │ │ │ + andeq r1, r0, r8, lsl #21 │ │ │ │ + eoreq r8, lr, r8, ror r6 │ │ │ │ + andseq r9, r6, r8, lsl #10 │ │ │ │ + andseq r9, r6, r0, lsl #10 │ │ │ │ + @ instruction: 0x001694f4 │ │ │ │ + @ instruction: 0x001694f4 │ │ │ │ + @ instruction: 0x001694f4 │ │ │ │ + @ instruction: 0x001694f4 │ │ │ │ + eoreq r3, lr, r0, ror #6 │ │ │ │ + eoreq r3, lr, ip, asr #6 │ │ │ │ + strhteq r8, [lr], -r4 │ │ │ │ + eoreq r9, sp, r0, ror #7 │ │ │ │ + strhteq r3, [lr], -ip │ │ │ │ + eoreq r3, lr, r4, lsr #5 │ │ │ │ + eoreq r3, lr, ip, asr r2 │ │ │ │ + eoreq r3, lr, ip, lsl r2 │ │ │ │ + andseq r0, r6, r0, ror r0 │ │ │ │ + andseq r9, r6, r0, ror #4 │ │ │ │ + eoreq r3, lr, r8, lsr #2 │ │ │ │ + eoreq r8, lr, ip, lsl #7 │ │ │ │ + andseq r9, r6, r8, lsr #5 │ │ │ │ + andseq r9, r6, r4, asr r2 │ │ │ │ + andseq pc, r5, r4, lsl #30 │ │ │ │ + andseq lr, r6, ip, ror #5 │ │ │ │ + andseq r9, r6, r8, ror #1 │ │ │ │ + eoreq r3, lr, ip, asr r0 │ │ │ │ + eoreq r3, lr, r0, lsr r0 │ │ │ │ + eoreq r3, lr, r4 │ │ │ │ + ldrdeq r2, [lr], -r8 @ │ │ │ │ + eoreq r2, lr, ip, lsr #31 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #4] @ 81788 │ │ │ │ + ldr r0, [pc, #4] @ 85334 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 22e68 │ │ │ │ - @ instruction: 0xfffff310 │ │ │ │ + b 22dc4 │ │ │ │ + @ instruction: 0xfffff2c8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ - ldr lr, [pc, #1484] @ 81d70 │ │ │ │ - ldr r2, [pc, #1484] @ 81d74 │ │ │ │ - ldr ip, [pc, #1484] @ 81d78 │ │ │ │ - mov r4, r0 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr ip, [lr, ip] │ │ │ │ - mov r0, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r4, #16] │ │ │ │ + mov r5, r0 │ │ │ │ + ldr r0, [pc, #1500] @ 85940 │ │ │ │ sub sp, sp, #140 @ 0x8c │ │ │ │ - add r2, r2, #144 @ 0x90 │ │ │ │ - mov r3, r0 │ │ │ │ - ldr ip, [ip] │ │ │ │ - str ip, [sp, #132] @ 0x84 │ │ │ │ mov ip, #0 │ │ │ │ - str r0, [sp, #24] │ │ │ │ + ldr r1, [pc, #1492] @ 85944 │ │ │ │ + mov r3, ip │ │ │ │ + ldr r2, [pc, #1488] @ 85948 │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [r0, r1] │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r2, r2, #144 @ 0x90 │ │ │ │ + ldr r1, [r1] │ │ │ │ + str r1, [sp, #132] @ 0x84 │ │ │ │ + mov r1, #0 │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + str ip, [sp, #24] │ │ │ │ ldr ip, [r2], #4 │ │ │ │ cmp ip, #0 │ │ │ │ - beq 817f4 │ │ │ │ + beq 853b0 │ │ │ │ ldr r0, [ip] │ │ │ │ cmp r1, r0 │ │ │ │ - beq 8182c │ │ │ │ + beq 853fc │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, #5 │ │ │ │ - bne 817dc │ │ │ │ - ldr r2, [pc, #1396] @ 81d7c │ │ │ │ - ldr r3, [pc, #1388] @ 81d78 │ │ │ │ + bne 85398 │ │ │ │ + ldr r2, [pc, #1416] @ 8594c │ │ │ │ + ldr r3, [pc, #1404] @ 85944 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 81d6c │ │ │ │ + bne 8593c │ │ │ │ add sp, sp, #140 @ 0x8c │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r2, [pc, #1356] @ 81d80 │ │ │ │ - lsl r5, r3, #2 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r2, [pc, #1356] @ 85950 │ │ │ │ + lsl r4, r3, #2 │ │ │ │ + mov r0, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ - add r3, r2, r3, lsl #2 │ │ │ │ + add r3, r2, r4 │ │ │ │ + ldr r2, [pc, #1340] @ 85954 │ │ │ │ ldr r6, [r3, #144] @ 0x90 │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r2, [pc, #1336] @ 81d84 │ │ │ │ - str r3, [r6, #64] @ 0x40 │ │ │ │ - ldr r3, [r4] │ │ │ │ + ldr r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ + str r0, [r6, #64] @ 0x40 │ │ │ │ sub r3, r3, #2 │ │ │ │ cmp r3, #31 │ │ │ │ - bhi 81800 │ │ │ │ + bhi 853bc │ │ │ │ add r3, r3, r3 │ │ │ │ ldrsh r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop {0} │ │ │ │ - ldr r2, [r4, #20] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ ldr r3, [r6, #132] @ 0x84 │ │ │ │ cmp r2, r3 │ │ │ │ - bne 81ca8 │ │ │ │ - ldr r3, [r4, #28] │ │ │ │ + bne 85878 │ │ │ │ + ldr r3, [r5, #28] │ │ │ │ ldr r2, [r6, #120] @ 0x78 │ │ │ │ cmp r3, r2 │ │ │ │ - beq 81d08 │ │ │ │ + beq 858d8 │ │ │ │ ldr r2, [r6, #124] @ 0x7c │ │ │ │ cmp r3, r2 │ │ │ │ - beq 81abc │ │ │ │ + beq 8568c │ │ │ │ ldr r2, [r6, #128] @ 0x80 │ │ │ │ cmp r3, r2 │ │ │ │ - bne 81800 │ │ │ │ - ldr r2, [pc, #1240] @ 81d88 │ │ │ │ + bne 853bc │ │ │ │ + ldr r2, [pc, #1240] @ 85958 │ │ │ │ mov r1, #6 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #2 │ │ │ │ - bl ab6e0 │ │ │ │ - b 81800 │ │ │ │ - mov r1, r4 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 853bc │ │ │ │ + mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8367c │ │ │ │ - b 81800 │ │ │ │ - ldr r7, [pc, #1204] @ 81d8c │ │ │ │ + bl 87454 │ │ │ │ + b 853bc │ │ │ │ + ldr r7, [pc, #1204] @ 8595c │ │ │ │ add ip, sp, #24 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #0 │ │ │ │ ldr r1, [r6] │ │ │ │ - ldr r2, [r7, #24] │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r7, #16] │ │ │ │ + ldr r2, [r7, #24] │ │ │ │ + add r7, r7, r4 │ │ │ │ + str r3, [sp] │ │ │ │ str ip, [sp, #12] │ │ │ │ add ip, sp, #28 │ │ │ │ - mov r3, #0 │ │ │ │ str ip, [sp, #8] │ │ │ │ add ip, sp, #20 │ │ │ │ - str r3, [sp] │ │ │ │ - add r7, r7, r5 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 2498c │ │ │ │ + bl 248b8 │ │ │ │ ldr r6, [r7, #144] @ 0x90 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ - ldr r1, [r6, #8] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ - cmp r1, r3 │ │ │ │ - ldr r0, [r4, #32] │ │ │ │ - ldr r1, [r4, #36] @ 0x24 │ │ │ │ - beq 81cb4 │ │ │ │ + ldr ip, [r6, #8] │ │ │ │ + ldrd r0, [r5, #32] │ │ │ │ + cmp ip, r3 │ │ │ │ + beq 85884 │ │ │ │ str r3, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ strd r0, [r6, #16] │ │ │ │ - ldr r2, [r4, #28] │ │ │ │ - mov r3, #0 │ │ │ │ - cmp r2, r3 │ │ │ │ - str r3, [r6, #80] @ 0x50 │ │ │ │ + ldr r3, [r5, #28] │ │ │ │ + mov r2, #0 │ │ │ │ + str r2, [r6, #80] @ 0x50 │ │ │ │ + cmp r3, r2 │ │ │ │ movlt r3, #6 │ │ │ │ movlt r2, #256 @ 0x100 │ │ │ │ strlt r3, [r6, #80] @ 0x50 │ │ │ │ - bge 81800 │ │ │ │ + bge 853bc │ │ │ │ ldr r3, [r6, #84] @ 0x54 │ │ │ │ str r2, [r6, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 81800 │ │ │ │ + beq 853bc │ │ │ │ blx r3 │ │ │ │ - b 81800 │ │ │ │ + b 853bc │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #8 │ │ │ │ str r3, [r6, #72] @ 0x48 │ │ │ │ - b 81958 │ │ │ │ + b 85524 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #16 │ │ │ │ str r3, [r6, #72] @ 0x48 │ │ │ │ - b 81958 │ │ │ │ - ldr r3, [r4, #20] │ │ │ │ + b 85524 │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ cmp r3, #1 │ │ │ │ - beq 81cf8 │ │ │ │ + beq 858c8 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 81ce8 │ │ │ │ + beq 858b8 │ │ │ │ cmp r3, #0 │ │ │ │ movne r2, #0 │ │ │ │ - moveq r3, #3 │ │ │ │ - moveq r2, #1 │ │ │ │ - streq r3, [r6, #68] @ 0x44 │ │ │ │ - b 81958 │ │ │ │ + bne 85524 │ │ │ │ + mov r3, #3 │ │ │ │ + mov r2, #1 │ │ │ │ + str r3, [r6, #68] @ 0x44 │ │ │ │ + b 85524 │ │ │ │ ldr r3, [r6, #84] @ 0x54 │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ - cmp r3, #0 │ │ │ │ str r2, [r6, #64] @ 0x40 │ │ │ │ - beq 81800 │ │ │ │ - ldr r2, [r4, #36] @ 0x24 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 853bc │ │ │ │ + ldr r2, [r5, #36] @ 0x24 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 81800 │ │ │ │ - ldr r2, [r6, #52] @ 0x34 │ │ │ │ + bne 853bc │ │ │ │ ldr r7, [r6, #16] │ │ │ │ + ldr r2, [r6, #52] @ 0x34 │ │ │ │ + ldr r5, [r6, #20] │ │ │ │ ldr r8, [r2] │ │ │ │ - ldr r4, [r6, #20] │ │ │ │ - cmp r7, r8 │ │ │ │ ldr r2, [r2, #4] │ │ │ │ - bgt 81a00 │ │ │ │ - cmp r4, r2 │ │ │ │ - ble 81968 │ │ │ │ - sub r4, r4, r2 │ │ │ │ - ldr r9, [pc, #900] @ 81d90 │ │ │ │ - add r4, r4, r4, lsr #31 │ │ │ │ - asr r4, r4, #1 │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r2, [r6, #188] @ 0xbc │ │ │ │ - ldr r1, [r6] │ │ │ │ - str r4, [sp, #8] │ │ │ │ - str r7, [sp, #4] │ │ │ │ - ldr sl, [r9, #16] │ │ │ │ + cmp r7, r8 │ │ │ │ + bgt 855d0 │ │ │ │ + cmp r5, r2 │ │ │ │ + ble 85534 │ │ │ │ + ldr r9, [pc, #904] @ 85960 │ │ │ │ + sub r5, r5, r2 │ │ │ │ mov fp, #0 │ │ │ │ + add r5, r5, r5, lsr #31 │ │ │ │ mov r3, fp │ │ │ │ - mov r0, sl │ │ │ │ - str fp, [sp] │ │ │ │ - bl 23150 │ │ │ │ - add r3, r4, #1 │ │ │ │ + ldr r1, [r6] │ │ │ │ + asr r5, r5, #1 │ │ │ │ ldr r2, [r6, #188] @ 0xbc │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr sl, [r9, #16] │ │ │ │ + str fp, [sp] │ │ │ │ + str r7, [sp, #4] │ │ │ │ + str r5, [sp, #8] │ │ │ │ + mov r0, sl │ │ │ │ + bl 230a0 │ │ │ │ + add r3, r5, #1 │ │ │ │ ldr r1, [r6] │ │ │ │ + mov r0, sl │ │ │ │ + ldr r2, [r6, #188] @ 0xbc │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r6, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [r6, #20] │ │ │ │ - mov r0, sl │ │ │ │ - sub r3, r3, r4 │ │ │ │ + sub r3, r3, r5 │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, fp │ │ │ │ - bl 23150 │ │ │ │ - ldr r3, [r6, #52] @ 0x34 │ │ │ │ + bl 230a0 │ │ │ │ ldr r1, [r6, #16] │ │ │ │ + ldr r3, [r6, #52] @ 0x34 │ │ │ │ ldr r2, [r3] │ │ │ │ cmp r1, r2 │ │ │ │ - bgt 81d10 │ │ │ │ - add r9, r9, r5 │ │ │ │ + bgt 858e0 │ │ │ │ + add r9, r9, r4 │ │ │ │ ldr r3, [r9, #144] @ 0x90 │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ - b 81968 │ │ │ │ + b 85534 │ │ │ │ ldr r3, [r6, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ movne r3, #0 │ │ │ │ movne r2, #64 @ 0x40 │ │ │ │ strne r3, [r6, #76] @ 0x4c │ │ │ │ - beq 81800 │ │ │ │ - b 81958 │ │ │ │ + beq 853bc │ │ │ │ + b 85524 │ │ │ │ ldr r3, [r6, #76] @ 0x4c │ │ │ │ cmp r3, #2 │ │ │ │ - beq 81800 │ │ │ │ + beq 853bc │ │ │ │ mov r3, #2 │ │ │ │ mov r2, #32 │ │ │ │ str r3, [r6, #76] @ 0x4c │ │ │ │ - b 81958 │ │ │ │ - ldr r3, [r4, #48] @ 0x30 │ │ │ │ + b 85524 │ │ │ │ + ldr r3, [r5, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 81b10 │ │ │ │ - ldr r6, [pc, #692] @ 81d94 │ │ │ │ + beq 856e0 │ │ │ │ + ldr r6, [pc, #692] @ 85964 │ │ │ │ add r6, pc, r6 │ │ │ │ add r7, r6, #48 @ 0x30 │ │ │ │ - b 81af0 │ │ │ │ + b 856c0 │ │ │ │ ldr r1, [r6, #64] @ 0x40 │ │ │ │ - mov r4, r7 │ │ │ │ - ldr r0, [r6, #16] │ │ │ │ + mov r5, r7 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, #6 │ │ │ │ - bl 2249c │ │ │ │ + ldr r0, [r6, #16] │ │ │ │ + bl 223f8 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 81ae8 │ │ │ │ - add r6, r6, r5 │ │ │ │ + bne 856b8 │ │ │ │ + add r6, r6, r4 │ │ │ │ ldr r6, [r6, #144] @ 0x90 │ │ │ │ ldr r3, [r6, #332] @ 0x14c │ │ │ │ cmp r3, #0 │ │ │ │ moveq r7, #255 @ 0xff │ │ │ │ - beq 81b80 │ │ │ │ - ldr r8, [pc, #624] @ 81d98 │ │ │ │ + beq 85750 │ │ │ │ + ldr r8, [pc, #624] @ 85968 │ │ │ │ + mov r2, #0 │ │ │ │ + mov r7, #255 @ 0xff │ │ │ │ ldr r1, [r6] │ │ │ │ add r8, pc, r8 │ │ │ │ - mov r2, #0 │ │ │ │ ldr r0, [r8, #16] │ │ │ │ - bl 23e64 │ │ │ │ - ldr r1, [r6, #332] @ 0x14c │ │ │ │ + add r4, r8, r4 │ │ │ │ + bl 23d9c │ │ │ │ ldr r0, [r8, #16] │ │ │ │ - bl 23018 │ │ │ │ - add r5, r8, r5 │ │ │ │ + ldr r1, [r6, #332] @ 0x14c │ │ │ │ + bl 22f68 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r6, #332] @ 0x14c │ │ │ │ - ldr r3, [r5, #144] @ 0x90 │ │ │ │ + ldr r3, [r4, #144] @ 0x90 │ │ │ │ str r3, [r8, #172] @ 0xac │ │ │ │ - bl 15a0b4 │ │ │ │ - mov r7, #255 @ 0xff │ │ │ │ - ldr r6, [r5, #144] @ 0x90 │ │ │ │ + bl 167d30 │ │ │ │ + ldr r6, [r4, #144] @ 0x90 │ │ │ │ str r0, [r8, #176] @ 0xb0 │ │ │ │ - b 81b80 │ │ │ │ + b 85750 │ │ │ │ ldr r3, [r6, #332] @ 0x14c │ │ │ │ - ldr r7, [r4, #52] @ 0x34 │ │ │ │ + ldr r7, [r5, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ add r7, r7, #128 @ 0x80 │ │ │ │ - bne 81cdc │ │ │ │ - ldr r5, [r6, #88] @ 0x58 │ │ │ │ - cmp r5, #0 │ │ │ │ - beq 81800 │ │ │ │ - ldr ip, [r4, #44] @ 0x2c │ │ │ │ - ldrd r2, [r4, #36] @ 0x24 │ │ │ │ - ldr r1, [r4, #32] │ │ │ │ + bne 858ac │ │ │ │ + ldr r4, [r6, #88] @ 0x58 │ │ │ │ + cmp r4, #0 │ │ │ │ + beq 853bc │ │ │ │ + ldr r0, [r5, #44] @ 0x2c │ │ │ │ + add r1, r5, #32 │ │ │ │ + ldm r1, {r1, r2, r3} │ │ │ │ + str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - str ip, [sp] │ │ │ │ - blx r5 │ │ │ │ - b 81800 │ │ │ │ + blx r4 │ │ │ │ + b 853bc │ │ │ │ ldr r3, [r6, #332] @ 0x14c │ │ │ │ - ldr r7, [r4, #52] @ 0x34 │ │ │ │ + ldr r7, [r5, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 81b80 │ │ │ │ - ldr r8, [pc, #476] @ 81d9c │ │ │ │ + beq 85750 │ │ │ │ + ldr r8, [pc, #476] @ 8596c │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [r6] │ │ │ │ mov r2, #0 │ │ │ │ + add r4, r8, r4 │ │ │ │ ldr r0, [r8, #16] │ │ │ │ - bl 23e64 │ │ │ │ - ldr r1, [r6, #332] @ 0x14c │ │ │ │ + bl 23d9c │ │ │ │ ldr r0, [r8, #16] │ │ │ │ - bl 23018 │ │ │ │ - add r5, r8, r5 │ │ │ │ + ldr r1, [r6, #332] @ 0x14c │ │ │ │ + bl 22f68 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r6, #332] @ 0x14c │ │ │ │ - ldr r3, [r5, #144] @ 0x90 │ │ │ │ + ldr r3, [r4, #144] @ 0x90 │ │ │ │ str r3, [r8, #172] @ 0xac │ │ │ │ - bl 15a0b4 │ │ │ │ - ldr r6, [r5, #144] @ 0x90 │ │ │ │ + bl 167d30 │ │ │ │ + ldr r6, [r4, #144] @ 0x90 │ │ │ │ str r0, [r8, #176] @ 0xb0 │ │ │ │ - b 81b80 │ │ │ │ + b 85750 │ │ │ │ mov r7, #1 │ │ │ │ - ldr r3, [r4, #48] @ 0x30 │ │ │ │ - ldr r2, [pc, #400] @ 81da0 │ │ │ │ + ldr r3, [r5, #48] @ 0x30 │ │ │ │ + mov r0, r5 │ │ │ │ + ldr r2, [pc, #396] @ 85970 │ │ │ │ ubfx r1, r3, #3, #1 │ │ │ │ + add r2, pc, r2 │ │ │ │ str r1, [r6, #100] @ 0x64 │ │ │ │ ubfx r1, r3, #4, #1 │ │ │ │ + add r2, r2, #164 @ 0xa4 │ │ │ │ str r1, [r6, #112] @ 0x70 │ │ │ │ - add r2, pc, r2 │ │ │ │ ubfx r1, r3, #2, #1 │ │ │ │ str r1, [r6, #108] @ 0x6c │ │ │ │ - add r2, r2, #164 @ 0xa4 │ │ │ │ - and r1, r3, #1 │ │ │ │ - ubfx r3, r3, #1, #1 │ │ │ │ - str r1, [r6, #104] @ 0x68 │ │ │ │ - str r3, [r6, #116] @ 0x74 │ │ │ │ - add r1, sp, #32 │ │ │ │ + ubfx r1, r3, #1, #1 │ │ │ │ + and r3, r3, #1 │ │ │ │ + str r3, [r6, #104] @ 0x68 │ │ │ │ add r3, sp, #28 │ │ │ │ + str r1, [r6, #116] @ 0x74 │ │ │ │ + add r1, sp, #32 │ │ │ │ str r2, [sp] │ │ │ │ - mov r0, r4 │ │ │ │ mov r2, #100 @ 0x64 │ │ │ │ - bl 23ccc │ │ │ │ - ldr r3, [pc, #328] @ 81da4 │ │ │ │ + bl 23c04 │ │ │ │ + ldr r3, [pc, #328] @ 85974 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ add r3, pc, r3 │ │ │ │ - add r3, r3, r5 │ │ │ │ + add r3, r3, r4 │ │ │ │ ldr r3, [r3, #144] @ 0x90 │ │ │ │ tst r2, #65280 @ 0xff00 │ │ │ │ - ldr r3, [r3, #92] @ 0x5c │ │ │ │ uxtbne r2, r2 │ │ │ │ addne r2, r2, #256 @ 0x100 │ │ │ │ + ldr r3, [r3, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ - beq 81800 │ │ │ │ - ldr r0, [r4, #52] @ 0x34 │ │ │ │ + beq 853bc │ │ │ │ + ldr r0, [r5, #52] @ 0x34 │ │ │ │ mov r1, r7 │ │ │ │ blx r3 │ │ │ │ - b 81800 │ │ │ │ + b 853bc │ │ │ │ mov r7, #253 @ 0xfd │ │ │ │ - b 81b80 │ │ │ │ + b 85750 │ │ │ │ mov r7, #0 │ │ │ │ - b 81c04 │ │ │ │ + b 857d4 │ │ │ │ mov r7, #254 @ 0xfe │ │ │ │ - b 81b80 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 838f0 │ │ │ │ - b 81800 │ │ │ │ + b 85750 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 876ec │ │ │ │ + b 853bc │ │ │ │ ldr ip, [r6, #12] │ │ │ │ cmp ip, r2 │ │ │ │ - bne 8192c │ │ │ │ + bne 854f8 │ │ │ │ ldr ip, [r6, #16] │ │ │ │ cmp ip, r0 │ │ │ │ - bne 8192c │ │ │ │ + bne 854f8 │ │ │ │ ldr ip, [r6, #20] │ │ │ │ cmp ip, r1 │ │ │ │ - bne 8192c │ │ │ │ - b 81938 │ │ │ │ - ldr r8, [pc, #196] @ 81da8 │ │ │ │ + bne 854f8 │ │ │ │ + b 85504 │ │ │ │ + ldr r8, [pc, #196] @ 85978 │ │ │ │ add r8, pc, r8 │ │ │ │ - b 81bc0 │ │ │ │ + b 85790 │ │ │ │ mov r3, #4 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [r6, #68] @ 0x44 │ │ │ │ - b 81958 │ │ │ │ + b 85524 │ │ │ │ mov r3, #5 │ │ │ │ mov r2, #2 │ │ │ │ str r3, [r6, #68] @ 0x44 │ │ │ │ - b 81958 │ │ │ │ + b 85524 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ - b 81958 │ │ │ │ + b 85524 │ │ │ │ sub r7, r7, r8 │ │ │ │ - add r7, r7, r7, lsr #31 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ + mov r3, fp │ │ │ │ + add r7, r7, r7, lsr #31 │ │ │ │ + ldr r1, [r6] │ │ │ │ asr r7, r7, #1 │ │ │ │ ldr r2, [r6, #188] @ 0xbc │ │ │ │ - ldr r1, [r6] │ │ │ │ - mov r3, fp │ │ │ │ + stm sp, {r5, r7} │ │ │ │ str r0, [sp, #8] │ │ │ │ - stm sp, {r4, r7} │ │ │ │ mov r0, sl │ │ │ │ - bl 23150 │ │ │ │ - ldr r2, [r6, #52] @ 0x34 │ │ │ │ + bl 230a0 │ │ │ │ + ldr r1, [r6] │ │ │ │ + mov r0, sl │ │ │ │ + ldr r3, [r6, #52] @ 0x34 │ │ │ │ + ldr r2, [r6, #188] @ 0xbc │ │ │ │ + ldr ip, [r3, #4] │ │ │ │ ldr r3, [r6, #16] │ │ │ │ - ldr ip, [r2, #4] │ │ │ │ sub r3, r3, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r2, [r6, #188] @ 0xbc │ │ │ │ - ldr r1, [r6] │ │ │ │ - mov r0, sl │ │ │ │ sub r3, r3, #1 │ │ │ │ - stm sp, {r4, r7, ip} │ │ │ │ - bl 23150 │ │ │ │ - b 81a84 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq ip, fp, r4, lsl fp │ │ │ │ - eoreq fp, ip, r8, lsr #25 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - strhteq ip, [fp], -r8 │ │ │ │ - eoreq fp, ip, ip, lsr #24 │ │ │ │ - andseq r7, sp, ip, lsr sl │ │ │ │ - andseq sl, r5, r0, asr #17 │ │ │ │ - eoreq fp, ip, r8, lsl #23 │ │ │ │ - eoreq fp, ip, r0, asr sl │ │ │ │ - eoreq fp, ip, r4, lsl #19 │ │ │ │ - eoreq fp, ip, r8, lsr r9 │ │ │ │ - eoreq fp, ip, r4, lsr #17 │ │ │ │ - eoreq fp, ip, r4, asr #16 │ │ │ │ - eoreq fp, ip, r4, lsl #16 │ │ │ │ - eoreq fp, ip, r0, lsl #15 │ │ │ │ + stm sp, {r5, r7, ip} │ │ │ │ + bl 230a0 │ │ │ │ + b 85654 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eoreq r8, sp, ip, asr pc │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eoreq r8, lr, r4, ror #1 │ │ │ │ + eoreq r8, sp, ip, lsl #30 │ │ │ │ + eoreq r8, lr, r8, asr r0 │ │ │ │ + andseq r6, lr, r0, asr #1 │ │ │ │ + andseq r8, r6, ip, lsr pc │ │ │ │ + strhteq r7, [lr], -r0 │ │ │ │ + eoreq r7, lr, r0, ror lr │ │ │ │ + strhteq r7, [lr], -r4 │ │ │ │ + eoreq r7, lr, r0, ror #26 │ │ │ │ + ldrdeq r7, [lr], -r4 @ │ │ │ │ + eoreq r7, lr, ip, ror ip │ │ │ │ + eoreq r7, lr, r4, lsr ip │ │ │ │ + strhteq r7, [lr], -r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, lr} │ │ │ │ + strd r4, [sp, #-12]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #8] │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ - ldr r2, [pc, #124] @ 81e40 │ │ │ │ - ldr r3, [pc, #124] @ 81e44 │ │ │ │ + ldr r2, [pc, #132] @ 85a1c │ │ │ │ + sub sp, sp, #108 @ 0x6c │ │ │ │ + add r5, sp, #4 │ │ │ │ + ldr r3, [pc, #124] @ 85a20 │ │ │ │ + ldr r4, [pc, #124] @ 85a24 │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r4, [pc, #120] @ 81e48 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - sub sp, sp, #108 @ 0x6c │ │ │ │ add r4, pc, r4 │ │ │ │ - add r5, sp, #4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ mov r3, #0 │ │ │ │ - b 81e00 │ │ │ │ + b 859d4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r1, r5 │ │ │ │ - bl 22148 │ │ │ │ + bl 220a4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8178c │ │ │ │ + bl 85338 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 234c8 │ │ │ │ + bl 2340c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 81dec │ │ │ │ - ldr r2, [pc, #52] @ 81e4c │ │ │ │ - ldr r3, [pc, #40] @ 81e44 │ │ │ │ + bne 859c0 │ │ │ │ + ldr r2, [pc, #60] @ 85a28 │ │ │ │ + ldr r3, [pc, #48] @ 85a20 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 81e3c │ │ │ │ + bne 85a18 │ │ │ │ add sp, sp, #108 @ 0x6c │ │ │ │ - pop {r4, r5, pc} │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - strdeq ip, [fp], -ip @ │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq fp, ip, ip, lsl #13 │ │ │ │ - eoreq ip, fp, r8, lsr #9 │ │ │ │ - ldr r3, [pc, #160] @ 81ef8 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r3, [r3, #4] │ │ │ │ - cmp r3, #0 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #8 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eoreq r8, sp, ip, lsr #18 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + strhteq r7, [lr], -r4 │ │ │ │ + eoreq r8, sp, r4, ror #17 │ │ │ │ + ldr r2, [pc, #176] @ 85ae4 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r2, [r2, #4] │ │ │ │ + cmp r2, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, lr} │ │ │ │ + strd r4, [sp, #-12]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #8] │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r5, [pc, #128] @ 81efc │ │ │ │ - mov r4, r0 │ │ │ │ - add r5, pc, r5 │ │ │ │ + ldr r5, [pc, #140] @ 85ae8 │ │ │ │ subs r2, r1, #0 │ │ │ │ + mov r4, r0 │ │ │ │ mov r3, r1 │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr r1, [r4] │ │ │ │ sub sp, sp, #20 │ │ │ │ - beq 81ee0 │ │ │ │ + ldr r1, [r0] │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + beq 85ac4 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r4, #16] │ │ │ │ - bl 23ae0 │ │ │ │ + bl 23a18 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ - str r0, [r4, #56] @ 0x38 │ │ │ │ - str r0, [sp, #4] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - str r3, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ + stmib sp, {r0, r3} │ │ │ │ ldr r1, [r4] │ │ │ │ - bl 23fcc │ │ │ │ - ldr r1, [r4, #56] @ 0x38 │ │ │ │ + str r0, [r4, #56] @ 0x38 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ + bl 23f04 │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr r1, [r4, #56] @ 0x38 │ │ │ │ add sp, sp, #20 │ │ │ │ - pop {r4, r5, lr} │ │ │ │ - b 21ba8 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - str r3, [sp, #4] │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr lr, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + b 21b10 │ │ │ │ str r3, [sp] │ │ │ │ - bl 23fcc │ │ │ │ + str r3, [sp, #4] │ │ │ │ + str r3, [sp, #8] │ │ │ │ + bl 23f04 │ │ │ │ add sp, sp, #20 │ │ │ │ - pop {r4, r5, pc} │ │ │ │ - mlaeq ip, r0, r3, r6 │ │ │ │ - eoreq fp, ip, r4, ror #11 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #8 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + strhteq r2, [lr], -r4 │ │ │ │ + strdeq r7, [lr], -r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ + strd r4, [sp, #-20]! @ 0xffffffec │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str lr, [sp, #16] │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r2 │ │ │ │ - ldr r2, [pc, #400] @ 820ac │ │ │ │ - ldr r3, [pc, #400] @ 820b0 │ │ │ │ + ldr r2, [pc, #412] @ 85cac │ │ │ │ + sub sp, sp, #36 @ 0x24 │ │ │ │ + mov r5, r0 │ │ │ │ + mov r6, r1 │ │ │ │ + ldr r3, [pc, #400] @ 85cb0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ - mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ - mov r6, r1 │ │ │ │ - bne 81fd4 │ │ │ │ + bne 85bd4 │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 8202c │ │ │ │ + bne 85c2c │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 81fa8 │ │ │ │ - ldr r1, [pc, #332] @ 820b4 │ │ │ │ + beq 85b9c │ │ │ │ + ldr r1, [pc, #344] @ 85cb4 │ │ │ │ mov r2, #0 │ │ │ │ + mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ + bl 25014 │ │ │ │ + ldr ip, [r4, #16] │ │ │ │ + mov r2, r0 │ │ │ │ + mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 250e8 │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [sp] │ │ │ │ - ldr r3, [r4, #16] │ │ │ │ - mov ip, #0 │ │ │ │ - str r3, [sp, #12] │ │ │ │ ldr r3, [r4, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ - mov r1, r6 │ │ │ │ + mov r3, #0 │ │ │ │ + str ip, [sp, #12] │ │ │ │ + mov ip, #32 │ │ │ │ + str ip, [sp] │ │ │ │ + str r3, [sp, #4] │ │ │ │ mov r3, #6 │ │ │ │ - str ip, [sp, #4] │ │ │ │ - mov r2, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 24f50 │ │ │ │ - ldr r2, [pc, #264] @ 820b8 │ │ │ │ - ldr r3, [pc, #252] @ 820b0 │ │ │ │ + bl 24e7c │ │ │ │ + ldr r2, [pc, #276] @ 85cb8 │ │ │ │ + ldr r3, [pc, #264] @ 85cb0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 820a8 │ │ │ │ + bne 85ca8 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 21b0c │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + add sp, sp, #16 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + bl 21a74 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 8209c │ │ │ │ + beq 85c9c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ + mov r2, r7 │ │ │ │ + mov r1, r6 │ │ │ │ + mov r0, r5 │ │ │ │ str r3, [r7, #12] │ │ │ │ ldr r3, [r4, #12] │ │ │ │ str r3, [r7, #28] │ │ │ │ ldr r3, [r7] │ │ │ │ - mov r2, r7 │ │ │ │ orr r3, r3, #36 @ 0x24 │ │ │ │ str r3, [r7] │ │ │ │ - mov r1, r6 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 22394 │ │ │ │ + bl 222f0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2213c │ │ │ │ + bl 22098 │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 8202c │ │ │ │ + bne 85c2c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 81f54 │ │ │ │ - ldr r1, [pc, #136] @ 820bc │ │ │ │ + beq 85b48 │ │ │ │ + ldr r1, [pc, #136] @ 85cbc │ │ │ │ mov r2, #0 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 250e8 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 25014 │ │ │ │ ldr r2, [r4] │ │ │ │ - cmp r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ - bne 82090 │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 85c90 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ str r2, [sp, #24] │ │ │ │ mov r2, #2 │ │ │ │ - mov r0, #32 │ │ │ │ - mov r1, #0 │ │ │ │ + mov ip, #0 │ │ │ │ + mov r1, r6 │ │ │ │ + mov r0, r5 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r2, sp, #20 │ │ │ │ - strd r0, [sp] │ │ │ │ str r2, [sp, #8] │ │ │ │ - mov r1, r6 │ │ │ │ + mov r2, #32 │ │ │ │ + stm sp, {r2, ip} │ │ │ │ mov r2, r3 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 24f50 │ │ │ │ - b 81f54 │ │ │ │ + bl 24e7c │ │ │ │ + b 85b48 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r2, [r4, #4] │ │ │ │ - b 8205c │ │ │ │ - bl 238d0 │ │ │ │ + b 85c5c │ │ │ │ + bl 23808 │ │ │ │ mov r7, r0 │ │ │ │ - b 81fe0 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq ip, fp, r4, lsr #7 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - andseq sl, r5, r8, lsr #4 │ │ │ │ - eoreq ip, fp, r0, lsl r3 │ │ │ │ - andseq sl, r5, ip, asr #2 │ │ │ │ + b 85be0 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + strhteq r8, [sp], -r4 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + andseq r8, r6, r0, lsl #17 │ │ │ │ + eoreq r8, sp, ip, lsr #14 │ │ │ │ + mulseq r6, r8, r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr ip, [pc, #256] @ 821d8 │ │ │ │ + ldr lr, [pc, #280] @ 85df8 │ │ │ │ mov r4, r0 │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr lr, [ip, #8] │ │ │ │ mov ip, r2 │ │ │ │ - ldr r2, [pc, #240] @ 821dc │ │ │ │ - sub lr, lr, #2 │ │ │ │ - add r2, pc, r2 │ │ │ │ - cmp lr, #41 @ 0x29 │ │ │ │ - bhi 82104 │ │ │ │ - ldrb lr, [r2, lr] │ │ │ │ - add pc, pc, lr, lsl #2 │ │ │ │ + ldr r0, [pc, #272] @ 85dfc │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [lr, #8] │ │ │ │ + add r0, pc, r0 │ │ │ │ + sub r2, r2, #2 │ │ │ │ + cmp r2, #41 @ 0x29 │ │ │ │ + bhi 85d0c │ │ │ │ + ldrb r2, [r0, r2] │ │ │ │ + add pc, pc, r2, lsl #2 │ │ │ │ nop {0} │ │ │ │ mov r2, #0 │ │ │ │ - ldr r5, [pc, #208] @ 821e0 │ │ │ │ + ldr r5, [pc, #232] @ 85e00 │ │ │ │ and ip, ip, r1 │ │ │ │ and r3, r3, ip │ │ │ │ - add r5, pc, r5 │ │ │ │ cmn r3, #1 │ │ │ │ + add r5, pc, r5 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ - beq 821bc │ │ │ │ + beq 85dd0 │ │ │ │ ldr r1, [r4] │ │ │ │ - bl 221a8 │ │ │ │ + bl 22104 │ │ │ │ ldr r1, [r4] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - b 23b04 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #16 │ │ │ │ + b 23a3c │ │ │ │ lsl r2, ip, #8 │ │ │ │ add r2, r2, r3, lsl #16 │ │ │ │ add r2, r2, r1 │ │ │ │ - b 82108 │ │ │ │ + b 85d10 │ │ │ │ lsl r2, ip, #8 │ │ │ │ add r2, r2, r1, lsl #16 │ │ │ │ add r2, r2, r3 │ │ │ │ - b 82108 │ │ │ │ + b 85d10 │ │ │ │ asr r2, r3, #3 │ │ │ │ asr r0, ip, #3 │ │ │ │ orr r0, r0, r2, lsl #5 │ │ │ │ asr r2, r1, #3 │ │ │ │ orr r2, r2, r0, lsl #5 │ │ │ │ - b 82108 │ │ │ │ + b 85d10 │ │ │ │ asr r2, r1, #3 │ │ │ │ asr r0, ip, #2 │ │ │ │ orr r0, r0, r2, lsl #6 │ │ │ │ asr r2, r3, #3 │ │ │ │ orr r2, r2, r0, lsl #5 │ │ │ │ - b 82108 │ │ │ │ + b 85d10 │ │ │ │ asr r2, r1, #3 │ │ │ │ asr r0, ip, #3 │ │ │ │ orr r0, r0, r2, lsl #5 │ │ │ │ asr r2, r3, #3 │ │ │ │ orr r2, r2, r0, lsl #5 │ │ │ │ - b 82108 │ │ │ │ + b 85d10 │ │ │ │ asr r2, r3, #3 │ │ │ │ asr r0, ip, #2 │ │ │ │ orr r0, r0, r2, lsl #6 │ │ │ │ asr r2, r1, #3 │ │ │ │ orr r2, r2, r0, lsl #5 │ │ │ │ - b 82108 │ │ │ │ + b 85d10 │ │ │ │ mov r1, #0 │ │ │ │ - bl 21cc8 │ │ │ │ + bl 21c30 │ │ │ │ ldr r1, [r4] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ mov r2, #0 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - b 2192c │ │ │ │ - eoreq r6, ip, ip, lsl #2 │ │ │ │ - andseq r7, sp, r0, ror #3 │ │ │ │ - eoreq fp, ip, ip, asr #6 │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #16 │ │ │ │ + b 21894 │ │ │ │ + strdeq r2, [lr], -ip @ │ │ │ │ + andseq r5, lr, ip, lsr #16 │ │ │ │ + eoreq r7, lr, r0, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r1, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r2 │ │ │ │ - beq 82238 │ │ │ │ + beq 85e64 │ │ │ │ str r2, [r4, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 80968 │ │ │ │ - ldr r3, [pc, #48] @ 82250 │ │ │ │ + bl 844b8 │ │ │ │ + ldr r0, [pc, #56] @ 85e7c │ │ │ │ ldr r1, [r4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r3, #16] │ │ │ │ ldrd r2, [r4, #8] │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r0, [r0, #16] │ │ │ │ + add sp, sp, #8 │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ add sp, sp, #8 │ │ │ │ - pop {r4, lr} │ │ │ │ - b 24704 │ │ │ │ + b 2463c │ │ │ │ ldr ip, [r0, #20] │ │ │ │ mov r2, r3 │ │ │ │ str ip, [sp] │ │ │ │ ldr r3, [r0, #16] │ │ │ │ - bl 808a4 │ │ │ │ - b 82210 │ │ │ │ - eoreq fp, ip, r0, asr #4 │ │ │ │ + bl 843f0 │ │ │ │ + b 85e34 │ │ │ │ + eoreq r7, lr, r8, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 821e4 │ │ │ │ - ldr r3, [pc, #176] @ 82324 │ │ │ │ + bl 85e04 │ │ │ │ + ldr r3, [pc, #196] @ 85f68 │ │ │ │ ldr ip, [r4, #16] │ │ │ │ + ldr r0, [r4, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r1, [r3, #8] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ - ldr r0, [r4, #20] │ │ │ │ add r3, ip, r3 │ │ │ │ cmp r3, r2 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add r3, r0, r3 │ │ │ │ - bge 822d4 │ │ │ │ + bge 85f0c │ │ │ │ cmp r1, r3 │ │ │ │ - popgt {r4, pc} │ │ │ │ + bgt 85f34 │ │ │ │ subs r1, r1, r0 │ │ │ │ strpl r1, [r4, #12] │ │ │ │ - bmi 82318 │ │ │ │ + bmi 85f5c │ │ │ │ mov r0, r4 │ │ │ │ - bl 80968 │ │ │ │ - ldr r3, [pc, #104] @ 82328 │ │ │ │ + bl 844b8 │ │ │ │ + ldr r0, [pc, #124] @ 85f6c │ │ │ │ ldr r1, [r4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r3, #16] │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + add r0, pc, r0 │ │ │ │ ldrd r2, [r4, #8] │ │ │ │ - pop {r4, lr} │ │ │ │ - b 24704 │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #8 │ │ │ │ + ldr r0, [r0, #16] │ │ │ │ + b 2463c │ │ │ │ sub r2, r2, ip │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r4, #8] │ │ │ │ - blt 822fc │ │ │ │ + blt 85f40 │ │ │ │ cmp r1, r3 │ │ │ │ - bgt 822b0 │ │ │ │ + bgt 85ee0 │ │ │ │ subs r1, r1, r0 │ │ │ │ strpl r1, [r4, #12] │ │ │ │ - bpl 822b0 │ │ │ │ - b 82318 │ │ │ │ + bpl 85ee0 │ │ │ │ + b 85f5c │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov r2, #0 │ │ │ │ cmp r1, r3 │ │ │ │ str r2, [r4, #8] │ │ │ │ - bgt 822b0 │ │ │ │ + bgt 85ee0 │ │ │ │ subs r1, r1, r0 │ │ │ │ strpl r1, [r4, #12] │ │ │ │ - bpl 822b0 │ │ │ │ + bpl 85ee0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #12] │ │ │ │ - b 822b0 │ │ │ │ - eoreq fp, ip, ip, ror #3 │ │ │ │ - eoreq fp, ip, r0, lsr #3 │ │ │ │ + b 85ee0 │ │ │ │ + strhteq r7, [lr], -r8 │ │ │ │ + eoreq r7, lr, ip, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r3, [pc, #128] @ 823c4 │ │ │ │ - ldr ip, [pc, #128] @ 823c8 │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r3, [pc, #164] @ 86038 │ │ │ │ + mov r4, r0 │ │ │ │ + mov r5, r1 │ │ │ │ str r1, [r0, #16] │ │ │ │ + mov r6, r2 │ │ │ │ + ldr ip, [pc, #148] @ 8603c │ │ │ │ str r2, [r0, #20] │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r7, [r3, ip] │ │ │ │ - mov r4, r0 │ │ │ │ ldr r3, [r7] │ │ │ │ - mov r5, r1 │ │ │ │ cmp r3, #0 │ │ │ │ - mov r6, r2 │ │ │ │ - beq 823ac │ │ │ │ - ldr r8, [pc, #88] @ 823cc │ │ │ │ + beq 86000 │ │ │ │ + ldr r8, [pc, #124] @ 86040 │ │ │ │ mov r0, r4 │ │ │ │ - add r8, pc, r8 │ │ │ │ - bl 80968 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r0, [r8, #16] │ │ │ │ + bl 844b8 │ │ │ │ ldr r1, [r4] │ │ │ │ + mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ - bl 2540c │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r8, #16] │ │ │ │ + bl 25338 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ - popne {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r1, [r4] │ │ │ │ - ldr r0, [r8, #16] │ │ │ │ - pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 24050 │ │ │ │ - ldr r3, [pc, #28] @ 823d0 │ │ │ │ + beq 86018 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r3, [pc, #60] @ 86044 │ │ │ │ ldr r1, [r4] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #16] │ │ │ │ - bl 22208 │ │ │ │ - b 8236c │ │ │ │ - eoreq fp, fp, ip, ror pc │ │ │ │ - andeq r1, r0, r8, lsl r6 │ │ │ │ - eoreq fp, ip, ip, ror #1 │ │ │ │ - eoreq fp, ip, ip, lsr #1 │ │ │ │ + bl 22164 │ │ │ │ + b 85fbc │ │ │ │ + ldr r1, [r4] │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r0, [r8, #16] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + ldr lr, [sp, #20] │ │ │ │ + add sp, sp, #24 │ │ │ │ + b 23f88 │ │ │ │ + eoreq r8, sp, r8, lsr #6 │ │ │ │ + andeq r1, r0, r4, lsl #12 │ │ │ │ + eoreq r7, lr, ip, lsl #9 │ │ │ │ + eoreq r7, lr, r8, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ + strd r4, [sp, #-28]! @ 0xffffffe4 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + str lr, [sp, #24] │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ - ldr r5, [pc, #596] @ 82640 │ │ │ │ - ldr r3, [pc, #596] @ 82644 │ │ │ │ + ldr r5, [pc, #608] @ 862cc │ │ │ │ + sub sp, sp, #12 │ │ │ │ + mov r4, r0 │ │ │ │ + ldr r3, [pc, #600] @ 862d0 │ │ │ │ + ldr r2, [r0, #40] @ 0x28 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r5, r3] │ │ │ │ - ldr r2, [r0, #40] @ 0x28 │ │ │ │ - ldr r3, [r6] │ │ │ │ cmp r2, #0 │ │ │ │ - sub sp, sp, #12 │ │ │ │ - mov r4, r0 │ │ │ │ + ldr r3, [r6] │ │ │ │ and r3, r3, #2 │ │ │ │ - beq 82434 │ │ │ │ + beq 860b4 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 825c0 │ │ │ │ + bne 8624c │ │ │ │ ldrd r2, [r0, #24] │ │ │ │ strd r2, [r0, #8] │ │ │ │ ldrd r2, [r0, #32] │ │ │ │ strd r2, [r0, #16] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ - b 824f4 │ │ │ │ + b 8616c │ │ │ │ cmp r3, #0 │ │ │ │ - bne 825d0 │ │ │ │ + bne 8625c │ │ │ │ ldrd r0, [r0, #8] │ │ │ │ - ldr r2, [r4, #16] │ │ │ │ - ldr r3, [r4, #20] │ │ │ │ mov ip, #1 │ │ │ │ + ldrd r2, [r4, #16] │ │ │ │ strd r0, [r4, #24] │ │ │ │ - str r2, [r4, #32] │ │ │ │ - str r3, [r4, #36] @ 0x24 │ │ │ │ + strd r2, [r4, #32] │ │ │ │ str ip, [r4, #40] @ 0x28 │ │ │ │ - ldr ip, [pc, #484] @ 82648 │ │ │ │ - ldr r7, [pc, #484] @ 8264c │ │ │ │ + ldr ip, [pc, #504] @ 862d4 │ │ │ │ + ldr r7, [pc, #504] @ 862d8 │ │ │ │ ldr ip, [r5, ip] │ │ │ │ add r7, pc, r7 │ │ │ │ str r0, [ip] │ │ │ │ - ldr r0, [pc, #472] @ 82650 │ │ │ │ + ldr r0, [pc, #492] @ 862dc │ │ │ │ ldr r0, [r5, r0] │ │ │ │ str r1, [r0] │ │ │ │ - ldr r1, [pc, #464] @ 82654 │ │ │ │ + ldr r1, [pc, #484] @ 862e0 │ │ │ │ ldr r1, [r5, r1] │ │ │ │ str r2, [r1] │ │ │ │ - ldr r2, [pc, #456] @ 82658 │ │ │ │ + ldr r2, [pc, #476] @ 862e4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ - ldr r3, [pc, #448] @ 8265c │ │ │ │ - ldr r2, [r7] │ │ │ │ - ldr r8, [r5, r3] │ │ │ │ - ldr r3, [pc, #440] @ 82660 │ │ │ │ - str r2, [r8] │ │ │ │ + ldr r3, [pc, #468] @ 862e8 │ │ │ │ ldr r9, [r5, r3] │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ + ldr r3, [r7] │ │ │ │ str r3, [r9] │ │ │ │ - bl 57ba4 │ │ │ │ - ldr r2, [pc, #420] @ 82664 │ │ │ │ - ldr r0, [r8] │ │ │ │ - ldr r1, [r9] │ │ │ │ - str r0, [r7] │ │ │ │ - str r1, [r7, #8] │ │ │ │ - ldr r2, [r5, r2] │ │ │ │ - ldr r3, [pc, #400] @ 82668 │ │ │ │ - ldr r2, [r2] │ │ │ │ - str r2, [r7, #4] │ │ │ │ - ldr r3, [r5, r3] │ │ │ │ - str r2, [r4, #8] │ │ │ │ - ldr r3, [r3] │ │ │ │ - strd r0, [r4, #16] │ │ │ │ - str r3, [r7, #12] │ │ │ │ + ldr r3, [pc, #456] @ 862ec │ │ │ │ + ldr r8, [r5, r3] │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + str r3, [r8] │ │ │ │ + bl 59c0c │ │ │ │ + ldr r3, [r8] │ │ │ │ + ldr r2, [r9] │ │ │ │ + ldr r1, [pc, #432] @ 862f0 │ │ │ │ + ldr r0, [pc, #432] @ 862f4 │ │ │ │ + str r2, [r7] │ │ │ │ + str r3, [r7, #8] │ │ │ │ + ldr r1, [r5, r1] │ │ │ │ + ldr r1, [r1] │ │ │ │ + str r1, [r7, #4] │ │ │ │ + ldr r0, [r5, r0] │ │ │ │ + str r1, [r4, #8] │ │ │ │ + strd r2, [r4, #16] │ │ │ │ + ldr r3, [r0] │ │ │ │ str r3, [r4, #12] │ │ │ │ - ldr r2, [pc, #368] @ 8266c │ │ │ │ - ldr r3, [pc, #368] @ 82670 │ │ │ │ + str r3, [r7, #12] │ │ │ │ + ldr r2, [pc, #388] @ 862f8 │ │ │ │ + ldr r3, [pc, #388] @ 862fc │ │ │ │ ldr r1, [r5, r2] │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r1] │ │ │ │ ldr r2, [r2] │ │ │ │ and r3, r3, #16 │ │ │ │ orrs r3, r3, r2 │ │ │ │ - beq 825f4 │ │ │ │ + beq 86280 │ │ │ │ ldr r3, [r6] │ │ │ │ tst r3, #2 │ │ │ │ - bne 82570 │ │ │ │ + bne 861ec │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 82634 │ │ │ │ - ldr r6, [pc, #316] @ 82674 │ │ │ │ + beq 862c0 │ │ │ │ + ldr r6, [pc, #336] @ 86300 │ │ │ │ mov r0, r4 │ │ │ │ + bl 844b8 │ │ │ │ + ldr r1, [r4] │ │ │ │ + ldr r2, [r4, #40] @ 0x28 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 80968 │ │ │ │ ldr r0, [r6, #16] │ │ │ │ - ldr r2, [r4, #40] @ 0x28 │ │ │ │ - ldr r1, [r4] │ │ │ │ - bl 584f0 │ │ │ │ - ldr r2, [r4, #20] │ │ │ │ + bl 5a64c │ │ │ │ ldr r3, [r4, #16] │ │ │ │ + ldr r2, [r4, #20] │ │ │ │ ldr r0, [r6, #16] │ │ │ │ - str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - ldrd r2, [r4, #8] │ │ │ │ + ldr r3, [r4, #12] │ │ │ │ + str r2, [sp, #4] │ │ │ │ ldr r1, [r4] │ │ │ │ - bl 24ddc │ │ │ │ + ldr r2, [r4, #8] │ │ │ │ + bl 24d08 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 82590 │ │ │ │ - ldr r3, [pc, #244] @ 82678 │ │ │ │ + bne 8620c │ │ │ │ + ldr r3, [pc, #260] @ 86304 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ - bne 8261c │ │ │ │ - ldr r3, [pc, #228] @ 8267c │ │ │ │ + bne 862a8 │ │ │ │ + ldr r3, [pc, #244] @ 86308 │ │ │ │ ldr r5, [r4] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3, #16] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 25370 │ │ │ │ + bl 2529c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 238b8 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldr lr, [sp, #24] │ │ │ │ + add sp, sp, #28 │ │ │ │ + b 237f0 │ │ │ │ ldr r0, [r0] │ │ │ │ mov r1, #0 │ │ │ │ - bl 57874 │ │ │ │ - b 82428 │ │ │ │ + bl 598c4 │ │ │ │ + b 860a8 │ │ │ │ ldr r0, [r0] │ │ │ │ mov r1, #1 │ │ │ │ - bl 57874 │ │ │ │ + bl 598c4 │ │ │ │ mov r3, #1 │ │ │ │ - add r1, r4, #12 │ │ │ │ + ldrd r0, [r4, #8] │ │ │ │ + ldr r2, [r4, #16] │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ - ldr r0, [r4, #8] │ │ │ │ - ldm r1, {r1, r2, r3} │ │ │ │ - b 8245c │ │ │ │ - ldr r7, [pc, #132] @ 82680 │ │ │ │ + ldr r3, [r4, #20] │ │ │ │ + b 860d4 │ │ │ │ + ldr r7, [pc, #132] @ 8630c │ │ │ │ ldr r1, [r4] │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r7, #16] │ │ │ │ - bl 22208 │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ + bl 22164 │ │ │ │ ldr r1, [r4] │ │ │ │ - bl 2222c │ │ │ │ - b 82518 │ │ │ │ - ldr r3, [pc, #96] @ 82684 │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + bl 22188 │ │ │ │ + b 86190 │ │ │ │ + ldr r3, [pc, #96] @ 86310 │ │ │ │ ldr r1, [r4] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #16] │ │ │ │ - bl 584f0 │ │ │ │ - b 82590 │ │ │ │ + bl 5a64c │ │ │ │ + b 8620c │ │ │ │ mov r0, r4 │ │ │ │ - bl 80dac │ │ │ │ - b 82530 │ │ │ │ - ldrdeq fp, [fp], -r4 @ │ │ │ │ - andeq r1, r0, r4, lsl fp │ │ │ │ - andeq r1, r0, r4, asr r8 │ │ │ │ - strdeq sl, [ip], -r8 @ │ │ │ │ - andeq r1, r0, r4, asr #22 │ │ │ │ - andeq r1, r0, r4, lsl #22 │ │ │ │ - andeq r1, r0, r4, ror #19 │ │ │ │ - andeq r1, r0, r8, ror #25 │ │ │ │ - ldrdeq r1, [r0], -r8 │ │ │ │ - andeq r1, r0, r4, lsr #13 │ │ │ │ - muleq r0, ip, sl │ │ │ │ - andeq r1, r0, r0, lsl #16 │ │ │ │ - andeq r1, r0, r8, lsl r6 │ │ │ │ - eoreq sl, ip, r8, lsr #30 │ │ │ │ - andeq r1, r0, ip, ror r5 │ │ │ │ - eoreq sl, ip, r8, asr #29 │ │ │ │ - eoreq sl, ip, r4, ror #28 │ │ │ │ - eoreq sl, ip, ip, lsr lr │ │ │ │ - ldr r3, [pc, #16] @ 826a0 │ │ │ │ + bl 8492c │ │ │ │ + b 861a8 │ │ │ │ + eoreq r8, sp, r8, asr r2 │ │ │ │ + andeq r1, r0, r0, lsl #22 │ │ │ │ + andeq r1, r0, r0, asr #16 │ │ │ │ + eoreq r7, lr, r0, lsl #7 │ │ │ │ + andeq r1, r0, r0, lsr fp │ │ │ │ + strdeq r1, [r0], -r0 │ │ │ │ + ldrdeq r1, [r0], -r0 │ │ │ │ + ldrdeq r1, [r0], -r4 │ │ │ │ + andeq r1, r0, r4, asr #13 │ │ │ │ + muleq r0, r0, r6 │ │ │ │ + andeq r1, r0, r8, lsl #21 │ │ │ │ + andeq r1, r0, ip, ror #15 │ │ │ │ + andeq r1, r0, r4, lsl #12 │ │ │ │ + eoreq r7, lr, r4, lsr #5 │ │ │ │ + andeq r1, r0, r8, ror #10 │ │ │ │ + eoreq r7, lr, ip, asr #4 │ │ │ │ + ldrdeq r7, [lr], -r8 @ │ │ │ │ + strhteq r7, [lr], -r0 │ │ │ │ + ldr r3, [pc, #16] @ 8632c │ │ │ │ + mov r2, #0 │ │ │ │ ldr r1, [r0] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #16] │ │ │ │ - mov r2, #0 │ │ │ │ - b 241dc │ │ │ │ - ldrdeq sl, [ip], -r0 @ │ │ │ │ + b 24114 │ │ │ │ + eoreq r7, lr, r0, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r5, [pc, #92] @ 82718 │ │ │ │ + ldr r5, [pc, #132] @ 863d4 │ │ │ │ cmp r1, #8 │ │ │ │ - add r5, pc, r5 │ │ │ │ mov r4, r0 │ │ │ │ - beq 826e8 │ │ │ │ + add r5, pc, r5 │ │ │ │ + beq 86398 │ │ │ │ cmp r1, #16 │ │ │ │ - popne {r4, r5, r6, pc} │ │ │ │ - ldr r3, [pc, #68] @ 8271c │ │ │ │ - ldr r1, [r0] │ │ │ │ + beq 86374 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r3, [pc, #92] @ 863d8 │ │ │ │ + ldr r1, [r4] │ │ │ │ + ldrd r4, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ + add sp, sp, #16 │ │ │ │ ldr r0, [r3, #16] │ │ │ │ - b 22208 │ │ │ │ - ldr r3, [pc, #48] @ 82720 │ │ │ │ - ldr r1, [r0] │ │ │ │ + b 22164 │ │ │ │ + ldr r3, [pc, #60] @ 863dc │ │ │ │ + ldr r1, [r4] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #16] │ │ │ │ - bl 25370 │ │ │ │ - ldr r3, [pc, #32] @ 82724 │ │ │ │ + bl 2529c │ │ │ │ + ldr r3, [pc, #44] @ 863e0 │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2 │ │ │ │ movne r3, #0 │ │ │ │ strne r3, [r4, #40] @ 0x28 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - eoreq fp, fp, r4, lsl #24 │ │ │ │ - eoreq sl, ip, r8, lsl #27 │ │ │ │ - eoreq sl, ip, r0, ror sp │ │ │ │ - andeq r1, r0, r4, lsl fp │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + eoreq r7, sp, ip, ror pc │ │ │ │ + eoreq r7, lr, r0, ror #1 │ │ │ │ + eoreq r7, lr, r0, asr #1 │ │ │ │ + andeq r1, r0, r0, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 25370 │ │ │ │ + bl 2529c │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - b 238b8 │ │ │ │ - b 584f0 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ + add sp, sp, #16 │ │ │ │ + b 237f0 │ │ │ │ + b 5a64c │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ cmp r3, #0 │ │ │ │ - bxeq lr │ │ │ │ + beq 86440 │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ str r2, [r0, #64] @ 0x40 │ │ │ │ bx r3 │ │ │ │ + bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ + strd r4, [sp, #-20]! @ 0xffffffec │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str lr, [sp, #16] │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ - ldr r3, [pc, #628] @ 829fc │ │ │ │ - ldr r5, [pc, #628] @ 82a00 │ │ │ │ + ldr r3, [pc, #636] @ 866e0 │ │ │ │ + sub sp, sp, #28 │ │ │ │ + mov lr, r1 │ │ │ │ + mov ip, r2 │ │ │ │ + mov r4, r0 │ │ │ │ + ldr r5, [pc, #620] @ 866e4 │ │ │ │ + ldr r1, [r0, #196] @ 0xc4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ - mov r4, r0 │ │ │ │ - sub sp, sp, #28 │ │ │ │ - mov ip, r1 │ │ │ │ - mov lr, r2 │ │ │ │ add r5, pc, r5 │ │ │ │ - cmp r3, #0 │ │ │ │ + ldr r2, [r0, #208] @ 0xd0 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ - ldr r1, [r4, #196] @ 0xc4 │ │ │ │ - ldr r2, [r4, #208] @ 0xd0 │ │ │ │ - str lr, [sp, #12] │ │ │ │ - str ip, [sp, #8] │ │ │ │ - bne 82820 │ │ │ │ + cmp r3, #0 │ │ │ │ + str lr, [sp, #8] │ │ │ │ + str ip, [sp, #12] │ │ │ │ + bne 86508 │ │ │ │ ldr ip, [r5, #28] │ │ │ │ + str r3, [sp] │ │ │ │ + str r3, [sp, #4] │ │ │ │ str r3, [sp, #20] │ │ │ │ + mov r3, #2 │ │ │ │ cmp ip, #3 │ │ │ │ moveq ip, #32 │ │ │ │ str ip, [sp, #16] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - str r3, [sp] │ │ │ │ - mov r3, #2 │ │ │ │ - bl 246ec │ │ │ │ - ldr r3, [r0, #40] @ 0x28 │ │ │ │ + bl 24624 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ + ldr r3, [r6, #40] @ 0x28 │ │ │ │ str r6, [r4, #52] @ 0x34 │ │ │ │ mul r0, r0, r3 │ │ │ │ - bl 24020 │ │ │ │ + bl 23f58 │ │ │ │ cmp r0, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r0, [r6, #16] │ │ │ │ - beq 829b8 │ │ │ │ + beq 8669c │ │ │ │ str r5, [r4, #176] @ 0xb0 │ │ │ │ str r5, [r4, #180] @ 0xb4 │ │ │ │ str r5, [r4, #184] @ 0xb8 │ │ │ │ add sp, sp, #28 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + add sp, sp, #16 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov r3, #0 │ │ │ │ add r6, r4, #160 @ 0xa0 │ │ │ │ - str r3, [sp] │ │ │ │ - str r6, [sp, #4] │ │ │ │ + stm sp, {r3, r6} │ │ │ │ mov r3, #2 │ │ │ │ - bl 24e00 │ │ │ │ + bl 24d2c │ │ │ │ cmp r0, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ - beq 82978 │ │ │ │ - ldr r3, [r5, #40] @ 0x28 │ │ │ │ + beq 8665c │ │ │ │ ldr r1, [r5, #4] │ │ │ │ + mov r2, #896 @ 0x380 │ │ │ │ mov r0, #0 │ │ │ │ + ldr r3, [r5, #40] @ 0x28 │ │ │ │ mul r1, r1, r3 │ │ │ │ - mov r2, #896 @ 0x380 │ │ │ │ - bl 246e0 │ │ │ │ + bl 24618 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r4, #164] @ 0xa4 │ │ │ │ - blt 828d0 │ │ │ │ + blt 865b4 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ - bl 24140 │ │ │ │ + bl 24078 │ │ │ │ cmn r0, #1 │ │ │ │ str r0, [r4, #168] @ 0xa8 │ │ │ │ - beq 8291c │ │ │ │ - ldr r5, [pc, #376] @ 82a04 │ │ │ │ - ldr r3, [r4, #52] @ 0x34 │ │ │ │ + beq 86600 │ │ │ │ + ldr r5, [pc, #376] @ 866e8 │ │ │ │ mov r7, #0 │ │ │ │ + mov r1, r6 │ │ │ │ + ldr r3, [r4, #52] @ 0x34 │ │ │ │ add r5, pc, r5 │ │ │ │ str r0, [r3, #16] │ │ │ │ - mov r1, r6 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ str r7, [r4, #172] @ 0xac │ │ │ │ - bl 227e4 │ │ │ │ + bl 22740 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ mov r1, r7 │ │ │ │ - bl 21cc8 │ │ │ │ + bl 21c30 │ │ │ │ ldr r0, [r4, #164] @ 0xa4 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r7 │ │ │ │ - bl 221cc <__shmctl64@plt> │ │ │ │ + bl 22128 <__shmctl64@plt> │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ ldr r5, [r3, #16] │ │ │ │ - b 8280c │ │ │ │ + b 864e8 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ blx r3 │ │ │ │ - ldr r1, [pc, #292] @ 82a08 │ │ │ │ - ldr r0, [pc, #292] @ 82a0c │ │ │ │ - add r1, pc, r1 │ │ │ │ + ldr r1, [pc, #292] @ 866ec │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #288] @ 866f0 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - mov r1, #0 │ │ │ │ + bl 2481c │ │ │ │ mov r2, r0 │ │ │ │ + mov r1, #0 │ │ │ │ mov r0, #2 │ │ │ │ - bl ab6e0 │ │ │ │ - vmov.f32 s0, #8 @ 0x40400000 3.0 │ │ │ │ + bl b155c │ │ │ │ mov r1, #0 │ │ │ │ + vmov.f32 s0, #8 @ 0x40400000 3.0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 73a94 │ │ │ │ + bl 76c74 │ │ │ │ ldr r0, [r4, #164] @ 0xa4 │ │ │ │ - b 8286c │ │ │ │ + b 86550 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #168] @ 0xa8 │ │ │ │ cmn r0, #1 │ │ │ │ - beq 82938 │ │ │ │ - bl 25514 │ │ │ │ - ldr r1, [pc, #208] @ 82a10 │ │ │ │ - ldr r0, [pc, #208] @ 82a14 │ │ │ │ - add r1, pc, r1 │ │ │ │ + beq 8661c │ │ │ │ + bl 25440 │ │ │ │ + ldr r1, [pc, #208] @ 866f4 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #204] @ 866f8 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - mov r1, #0 │ │ │ │ + bl 2481c │ │ │ │ mov r2, r0 │ │ │ │ + mov r1, #0 │ │ │ │ mov r0, #2 │ │ │ │ - bl ab6e0 │ │ │ │ - vmov.f32 s0, #8 @ 0x40400000 3.0 │ │ │ │ + bl b155c │ │ │ │ mov r1, #0 │ │ │ │ + vmov.f32 s0, #8 @ 0x40400000 3.0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 73a94 │ │ │ │ + bl 76c74 │ │ │ │ ldr r0, [r4, #168] @ 0xa8 │ │ │ │ - b 82884 │ │ │ │ - ldr r1, [pc, #152] @ 82a18 │ │ │ │ - ldr r0, [pc, #152] @ 82a1c │ │ │ │ - add r1, pc, r1 │ │ │ │ + b 86568 │ │ │ │ + ldr r1, [pc, #152] @ 866fc │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #148] @ 86700 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - mov r1, r5 │ │ │ │ + bl 2481c │ │ │ │ mov r2, r0 │ │ │ │ + mov r1, r5 │ │ │ │ mov r0, #2 │ │ │ │ - bl ab6e0 │ │ │ │ - vmov.f32 s0, #8 @ 0x40400000 3.0 │ │ │ │ + bl b155c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r5 │ │ │ │ - bl 73a94 │ │ │ │ + vmov.f32 s0, #8 @ 0x40400000 3.0 │ │ │ │ + bl 76c74 │ │ │ │ ldr r5, [r4, #52] @ 0x34 │ │ │ │ - b 82848 │ │ │ │ - ldr r1, [pc, #96] @ 82a20 │ │ │ │ - ldr r0, [pc, #96] @ 82a24 │ │ │ │ - add r1, pc, r1 │ │ │ │ + b 8652c │ │ │ │ + ldr r1, [pc, #96] @ 86704 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #92] @ 86708 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - mov r1, r5 │ │ │ │ + bl 2481c │ │ │ │ mov r2, r0 │ │ │ │ + mov r1, r5 │ │ │ │ mov r0, #2 │ │ │ │ - bl ab6e0 │ │ │ │ - vmov.f32 s0, #8 @ 0x40400000 3.0 │ │ │ │ + bl b155c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r5 │ │ │ │ - bl 73a94 │ │ │ │ + vmov.f32 s0, #8 @ 0x40400000 3.0 │ │ │ │ + bl 76c74 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ ldr r5, [r3, #16] │ │ │ │ - b 8280c │ │ │ │ - eoreq r5, ip, ip, asr sl │ │ │ │ - eoreq sl, ip, r0, asr #25 │ │ │ │ - ldrdeq sl, [ip], -r0 @ │ │ │ │ - @ instruction: 0x001598bc │ │ │ │ - andseq r1, r5, ip, ror #12 │ │ │ │ - andseq r9, r5, r0, ror #16 │ │ │ │ - andseq r1, r5, r0, lsl r6 │ │ │ │ - andseq r9, r5, r0, lsr #16 │ │ │ │ - @ instruction: 0x001515d0 │ │ │ │ - andseq r9, r5, r4, lsl r8 │ │ │ │ - mulseq r5, r0, r5 │ │ │ │ + b 864e8 │ │ │ │ + eoreq r1, lr, ip, ror #26 │ │ │ │ + eoreq r6, lr, r0, ror #31 │ │ │ │ + eoreq r6, lr, r8, ror #29 │ │ │ │ + andseq r7, r6, r4, lsr #28 │ │ │ │ + @ instruction: 0x0015fbd8 │ │ │ │ + andseq r7, r6, r8, asr #27 │ │ │ │ + andseq pc, r5, ip, ror fp @ │ │ │ │ + andseq r7, r6, r8, lsl #27 │ │ │ │ + andseq pc, r5, ip, lsr fp @ │ │ │ │ + andseq r7, r6, ip, ror sp │ │ │ │ + @ instruction: 0x0015fafc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r6, r3 │ │ │ │ mov r3, r2 │ │ │ │ - ldr r2, [pc, #1200] @ 82ef8 │ │ │ │ + ldr r2, [pc, #1232] @ 86c0c │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ - add r2, pc, r2 │ │ │ │ + mov r4, r0 │ │ │ │ ldr fp, [sp, #80] @ 0x50 │ │ │ │ + mov sl, r1 │ │ │ │ + mov r5, #0 │ │ │ │ ldrd r8, [sp, #84] @ 0x54 │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r7, [sp, #92] @ 0x5c │ │ │ │ - mov r4, r0 │ │ │ │ - mov sl, r1 │ │ │ │ add r2, r2, #144 @ 0x90 │ │ │ │ - mov r5, #0 │ │ │ │ ldr r1, [r2], #4 │ │ │ │ cmp r1, #0 │ │ │ │ - beq 82ac0 │ │ │ │ + beq 867b4 │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r5, #5 │ │ │ │ - bne 82a68 │ │ │ │ - ldr r1, [pc, #1140] @ 82efc │ │ │ │ - ldr r0, [pc, #1140] @ 82f00 │ │ │ │ - add r1, pc, r1 │ │ │ │ + bne 8675c │ │ │ │ + ldr r1, [pc, #1172] @ 86c10 │ │ │ │ mov r2, r5 │ │ │ │ - add r0, pc, r0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 248f0 │ │ │ │ - mov r1, #0 │ │ │ │ + ldr r0, [pc, #1164] @ 86c14 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl 2481c │ │ │ │ mov r2, r0 │ │ │ │ + mov r1, #0 │ │ │ │ mov r0, #2 │ │ │ │ - bl ab6e0 │ │ │ │ - vmov.f32 s0, #8 @ 0x40400000 3.0 │ │ │ │ + bl b155c │ │ │ │ mov r1, #0 │ │ │ │ + vmov.f32 s0, #8 @ 0x40400000 3.0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 73a94 │ │ │ │ + bl 76c74 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, sl │ │ │ │ - ldr sl, [pc, #1080] @ 82f04 │ │ │ │ mov r2, r3 │ │ │ │ - add sl, pc, sl │ │ │ │ + str r8, [r4, #44] @ 0x2c │ │ │ │ + ldr sl, [pc, #1104] @ 86c18 │ │ │ │ and r3, r8, #1 │ │ │ │ - add r5, sl, r5, lsl #2 │ │ │ │ mov r0, r4 │ │ │ │ - str r8, [r4, #44] @ 0x2c │ │ │ │ + add sl, pc, sl │ │ │ │ + add r5, sl, r5, lsl #2 │ │ │ │ str r4, [r5, #144] @ 0x90 │ │ │ │ str fp, [sp] │ │ │ │ str r3, [r4, #60] @ 0x3c │ │ │ │ mov r3, r6 │ │ │ │ - bl 808a4 │ │ │ │ - mov r3, #1 │ │ │ │ - str r3, [sp] │ │ │ │ - ldr r2, [r4, #8] │ │ │ │ - str r2, [r4, #24] │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - mov ip, #0 │ │ │ │ - str r2, [r4, #28] │ │ │ │ + bl 843f0 │ │ │ │ + ldr r3, [r4, #8] │ │ │ │ mov r2, r4 │ │ │ │ str r6, [r4, #16] │ │ │ │ - str r6, [r4, #32] │ │ │ │ str fp, [r4, #20] │ │ │ │ + ldr r0, [sl, #16] │ │ │ │ + str r3, [r4, #24] │ │ │ │ + ldr r3, [r4, #12] │ │ │ │ + str r6, [r4, #32] │ │ │ │ str fp, [r4, #36] @ 0x24 │ │ │ │ - str ip, [r4, #332] @ 0x14c │ │ │ │ str r9, [r4, #344] @ 0x158 │ │ │ │ ldr r1, [sl, #24] │ │ │ │ - strb ip, [r2, #336]! @ 0x150 │ │ │ │ - ldr r0, [sl, #16] │ │ │ │ - bl 23ae0 │ │ │ │ + str r3, [r4, #28] │ │ │ │ + mov r3, #0 │ │ │ │ + str r3, [r4, #332] @ 0x14c │ │ │ │ + strb r3, [r2, #336]! @ 0x150 │ │ │ │ + mov r3, #1 │ │ │ │ + str r3, [sp] │ │ │ │ + bl 23a18 │ │ │ │ ands r3, r9, #1 │ │ │ │ mov r2, r0 │ │ │ │ str r0, [r4, #340] @ 0x154 │ │ │ │ - beq 82ed4 │ │ │ │ - ldr r3, [pc, #948] @ 82f08 │ │ │ │ + beq 86be8 │ │ │ │ + ldr r3, [pc, #980] @ 86c1c │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldrd r0, [r3, #16] │ │ │ │ - bl 5a158 │ │ │ │ + bl 5c450 │ │ │ │ cmp r0, #14 │ │ │ │ mov r5, r0 │ │ │ │ - ble 82e98 │ │ │ │ + ble 86bac │ │ │ │ mov r2, r5 │ │ │ │ - ldr r5, [pc, #916] @ 82f0c │ │ │ │ + ldr r5, [pc, #948] @ 86c20 │ │ │ │ add r6, r4, #196 @ 0xc4 │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r6, [sp] │ │ │ │ mov r3, #4 │ │ │ │ + ubfx r8, r8, #5, #1 │ │ │ │ + str r6, [sp] │ │ │ │ + add r5, pc, r5 │ │ │ │ ldrd r0, [r5, #16] │ │ │ │ - bl 22418 │ │ │ │ - ldr r2, [pc, #892] @ 82f10 │ │ │ │ - ldr r3, [r4, #200] @ 0xc8 │ │ │ │ - add r2, pc, r2 │ │ │ │ + bl 22374 │ │ │ │ + ldr r2, [pc, #920] @ 86c24 │ │ │ │ mov r1, #7 │ │ │ │ mov r0, #2 │ │ │ │ str r6, [r5, #180] @ 0xb4 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r1, [pc, #868] @ 82f14 │ │ │ │ + mov r6, #0 │ │ │ │ + ldr r3, [r4, #200] @ 0xc8 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r1, [pc, #892] @ 86c28 │ │ │ │ + mov r2, #0 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ + bl 25014 │ │ │ │ + ldr r1, [pc, #876] @ 86c2c │ │ │ │ mov r2, #0 │ │ │ │ - bl 250e8 │ │ │ │ - ldr r1, [pc, #852] @ 82f18 │ │ │ │ - mov r2, #0 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ubfx r8, r8, #5, #1 │ │ │ │ - mov r6, #0 │ │ │ │ str r0, [r4, #148] @ 0x94 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ - bl 250e8 │ │ │ │ - ldr r1, [pc, #824] @ 82f1c │ │ │ │ - mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ + bl 25014 │ │ │ │ + ldr r1, [pc, #856] @ 86c30 │ │ │ │ + mov r2, #0 │ │ │ │ str r0, [r4, #120] @ 0x78 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ - bl 250e8 │ │ │ │ - ldr r1, [pc, #804] @ 82f20 │ │ │ │ - mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ + bl 25014 │ │ │ │ + ldr r1, [pc, #836] @ 86c34 │ │ │ │ + mov r2, #0 │ │ │ │ str r0, [r4, #124] @ 0x7c │ │ │ │ ldr r0, [r5, #16] │ │ │ │ - bl 250e8 │ │ │ │ - ldr r1, [pc, #784] @ 82f24 │ │ │ │ - mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ + bl 25014 │ │ │ │ + ldr r1, [pc, #816] @ 86c38 │ │ │ │ + mov r2, #0 │ │ │ │ str r0, [r4, #128] @ 0x80 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ - bl 250e8 │ │ │ │ - ldr r1, [pc, #764] @ 82f28 │ │ │ │ - mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ + bl 25014 │ │ │ │ + ldr r1, [pc, #796] @ 86c3c │ │ │ │ + mov r2, #0 │ │ │ │ str r0, [r4, #152] @ 0x98 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ - bl 250e8 │ │ │ │ - ldr r1, [pc, #744] @ 82f2c │ │ │ │ - mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ + bl 25014 │ │ │ │ + ldr r1, [pc, #776] @ 86c40 │ │ │ │ + mov r2, #0 │ │ │ │ str r0, [r4, #156] @ 0x9c │ │ │ │ ldr r0, [r5, #16] │ │ │ │ - bl 250e8 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - add r3, r3, r3, lsl #2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 25014 │ │ │ │ str r0, [r4, #132] @ 0x84 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ - ldr r5, [pc, #704] @ 82f30 │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ ldr r2, [r0, #140] @ 0x8c │ │ │ │ - add r5, pc, r5 │ │ │ │ + add r3, r3, r3, lsl #2 │ │ │ │ + ldr r5, [pc, #732] @ 86c44 │ │ │ │ add r3, r2, r3, lsl #4 │ │ │ │ + ldr r2, [r4, #196] @ 0xc4 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ + add r5, pc, r5 │ │ │ │ str r3, [r4, #248] @ 0xf8 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ str r3, [r4, #136] @ 0x88 │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ str r3, [r4, #140] @ 0x8c │ │ │ │ ldr r3, [r4, #128] @ 0x80 │ │ │ │ - ldr r2, [r4, #196] @ 0xc4 │ │ │ │ str r3, [r4, #144] @ 0x90 │ │ │ │ mov r3, #0 │ │ │ │ - bl 24ca4 │ │ │ │ - ldr r2, [pc, #648] @ 82f34 │ │ │ │ - ldr r3, [pc, #648] @ 82f38 │ │ │ │ + bl 24bd0 │ │ │ │ tst r9, #2 │ │ │ │ + movw r2, #32831 @ 0x803f │ │ │ │ + movt r2, #99 @ 0x63 │ │ │ │ + movw r3, #32819 @ 0x8033 │ │ │ │ + movt r3, #99 @ 0x63 │ │ │ │ movne r3, r2 │ │ │ │ - tst r9, #4 │ │ │ │ - orrne r3, r3, #64 @ 0x40 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ - str r3, [r4, #276] @ 0x114 │ │ │ │ - ldr r3, [pc, #624] @ 82f3c │ │ │ │ - cmp r1, #0 │ │ │ │ - ldr r2, [r4, #332] @ 0x14c │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldreq r1, [r3, #24] │ │ │ │ - str r2, [r4, #292] @ 0x124 │ │ │ │ - movw r2, #27144 @ 0x6a08 │ │ │ │ + tst r9, #4 │ │ │ │ str r8, [r4, #284] @ 0x11c │ │ │ │ - str r2, [r4, #192] @ 0xc0 │ │ │ │ mov r8, #1 │ │ │ │ + orrne r3, r3, #64 @ 0x40 │ │ │ │ + ldr r2, [r4, #332] @ 0x14c │ │ │ │ mov r9, #3 │ │ │ │ + str r3, [r4, #276] @ 0x114 │ │ │ │ + movw r3, #27144 @ 0x6a08 │ │ │ │ + cmp r1, #0 │ │ │ │ + str r3, [r4, #192] @ 0xc0 │ │ │ │ + ldr r3, [pc, #612] @ 86c48 │ │ │ │ str r0, [r4, #288] @ 0x120 │ │ │ │ + str r2, [r4, #292] @ 0x124 │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r0, [r3, #16] │ │ │ │ + ldreq r1, [r3, #24] │ │ │ │ add r3, r4, #236 @ 0xec │ │ │ │ str r3, [sp, #28] │ │ │ │ movw r3, #27144 @ 0x6a08 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [r4, #196] @ 0xc4 │ │ │ │ - str r3, [sp, #20] │ │ │ │ str r8, [sp, #16] │ │ │ │ - ldr r3, [r4, #208] @ 0xd0 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldr r3, [r4, #20] │ │ │ │ - str r3, [sp, #4] │ │ │ │ + str r3, [sp, #20] │ │ │ │ ldr r3, [r4, #16] │ │ │ │ str r3, [sp] │ │ │ │ + ldr r3, [r4, #20] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [r4, #208] @ 0xd0 │ │ │ │ str r6, [sp, #8] │ │ │ │ + str r3, [sp, #12] │ │ │ │ ldrd r2, [r4, #8] │ │ │ │ - bl 238dc │ │ │ │ - ldr ip, [pc, #512] @ 82f40 │ │ │ │ - ldr r3, [pc, #512] @ 82f44 │ │ │ │ - add ip, pc, ip │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, r5, #184 @ 0xb8 │ │ │ │ + bl 23814 │ │ │ │ + ldr r3, [pc, #528] @ 86c4c │ │ │ │ mov r1, r0 │ │ │ │ + add r2, r5, #184 @ 0xb8 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ str r1, [r4] │ │ │ │ - str ip, [r5, #184] @ 0xb8 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #184] @ 0xb8 │ │ │ │ + ldr r3, [pc, #504] @ 86c50 │ │ │ │ + add r3, pc, r3 │ │ │ │ str r3, [r5, #188] @ 0xbc │ │ │ │ - bl 22c94 │ │ │ │ + bl 22bf0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 80968 │ │ │ │ + bl 844b8 │ │ │ │ mov r2, r4 │ │ │ │ - ldr r1, [r2], #296 @ 0x128 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ + ldr r1, [r2], #296 @ 0x128 │ │ │ │ str r9, [r4, #296] @ 0x128 │ │ │ │ str r8, [r4, #300] @ 0x12c │ │ │ │ str r8, [r4, #304] @ 0x130 │ │ │ │ - bl 22394 │ │ │ │ + bl 222f0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 80dac │ │ │ │ + bl 8492c │ │ │ │ ldr r1, [r4] │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ - bl 22d78 │ │ │ │ - str r6, [sp, #16] │ │ │ │ - str r6, [sp, #12] │ │ │ │ - str r6, [sp, #8] │ │ │ │ - str r6, [sp, #4] │ │ │ │ - str r6, [sp] │ │ │ │ + bl 22cd4 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr r1, [r4] │ │ │ │ mov r2, r7 │ │ │ │ - bl 22814 │ │ │ │ + str r6, [sp] │ │ │ │ + str r6, [sp, #4] │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str r6, [sp, #12] │ │ │ │ + str r6, [sp, #16] │ │ │ │ + ldr r1, [r4] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + bl 22770 │ │ │ │ mov r2, r4 │ │ │ │ - ldr r1, [r2], #136 @ 0x88 │ │ │ │ - mov r3, r9 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ - bl 243e0 │ │ │ │ + mov r3, r9 │ │ │ │ + ldr r1, [r2], #136 @ 0x88 │ │ │ │ + bl 24318 │ │ │ │ add r3, r5, #192 @ 0xc0 │ │ │ │ + str r6, [sp, #4] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #32 │ │ │ │ - stm sp, {r3, r6} │ │ │ │ str r8, [sp, #12] │ │ │ │ + str r3, [sp] │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ ldr r1, [r4] │ │ │ │ - ldr r2, [r4, #148] @ 0x94 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ - bl 24f50 │ │ │ │ + ldr r2, [r4, #148] @ 0x94 │ │ │ │ + bl 24e7c │ │ │ │ mov r3, #31 │ │ │ │ - mov r2, #8 │ │ │ │ mov r0, r7 │ │ │ │ - str r3, [r5, #200] @ 0xc8 │ │ │ │ - str r2, [r5, #204] @ 0xcc │ │ │ │ str r7, [r5, #196] @ 0xc4 │ │ │ │ - bl 240d4 │ │ │ │ + str r3, [r5, #200] @ 0xc8 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r5, #204] @ 0xcc │ │ │ │ + bl 2400c │ │ │ │ ldr r1, [r4] │ │ │ │ add r2, r5, #196 @ 0xc4 │ │ │ │ str r0, [r5, #208] @ 0xd0 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ - bl 24d28 │ │ │ │ - mov r3, r6 │ │ │ │ + bl 24c54 │ │ │ │ ldr r1, [r4] │ │ │ │ + mov r3, r6 │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ - bl 21dc4 │ │ │ │ - ldr r2, [r4, #20] │ │ │ │ + bl 21d2c │ │ │ │ ldr r1, [r4, #16] │ │ │ │ str r6, [r4, #68] @ 0x44 │ │ │ │ - str r6, [r4, #76] @ 0x4c │ │ │ │ + ldr r2, [r4, #20] │ │ │ │ str r6, [r4, #72] @ 0x48 │ │ │ │ + str r6, [r4, #76] @ 0x4c │ │ │ │ str r6, [r4, #80] @ 0x50 │ │ │ │ str r0, [r4, #188] @ 0xbc │ │ │ │ mov r0, r4 │ │ │ │ - bl 82770 │ │ │ │ - ldr r2, [pc, #212] @ 82f48 │ │ │ │ + bl 86444 │ │ │ │ + ldr r2, [pc, #224] @ 86c54 │ │ │ │ mov r1, #7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r0, #2 │ │ │ │ mov r3, r7 │ │ │ │ + mov r0, #2 │ │ │ │ str r6, [r4, #84] @ 0x54 │ │ │ │ str r6, [r4, #88] @ 0x58 │ │ │ │ str r6, [r4, #92] @ 0x5c │ │ │ │ + add r2, pc, r2 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b ab6e0 │ │ │ │ - ldr r1, [pc, #172] @ 82f4c │ │ │ │ - ldr r0, [pc, #172] @ 82f50 │ │ │ │ - add r1, pc, r1 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + ldr lr, [sp, #32] │ │ │ │ + add sp, sp, #36 @ 0x24 │ │ │ │ + b b155c │ │ │ │ + ldr r1, [pc, #164] @ 86c58 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #160] @ 86c5c │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ - mov r1, #0 │ │ │ │ + bl 2481c │ │ │ │ mov r2, r0 │ │ │ │ + mov r1, #0 │ │ │ │ mov r0, #2 │ │ │ │ - bl ab6e0 │ │ │ │ - vmov.f32 s0, #8 @ 0x40400000 3.0 │ │ │ │ + bl b155c │ │ │ │ mov r1, #0 │ │ │ │ + vmov.f32 s0, #8 @ 0x40400000 3.0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 73a94 │ │ │ │ - b 82b6c │ │ │ │ + bl 76c74 │ │ │ │ + b 86860 │ │ │ │ + mov r1, r0 │ │ │ │ ldr r0, [sl, #16] │ │ │ │ - str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ + str r3, [sp, #8] │ │ │ │ add r3, r4, #348 @ 0x15c │ │ │ │ - mov r1, r2 │ │ │ │ str r3, [sp] │ │ │ │ - bl 237ec │ │ │ │ + bl 23724 │ │ │ │ str r0, [r4, #332] @ 0x14c │ │ │ │ - b 82b4c │ │ │ │ - eoreq sl, ip, r8, lsl sl │ │ │ │ - andseq r9, r5, r8, lsr r8 │ │ │ │ - andseq r1, r5, r8, asr #9 │ │ │ │ - mlaeq ip, r4, r9, sl │ │ │ │ - eoreq sl, ip, ip, lsl #18 │ │ │ │ - eoreq sl, ip, r8, ror #17 │ │ │ │ - mulseq r5, r4, r6 │ │ │ │ - mulseq r5, r0, r6 │ │ │ │ - andseq r0, r5, r4, ror #7 │ │ │ │ - andseq r9, r5, r0, ror r6 │ │ │ │ - andseq r9, r5, r8, ror #12 │ │ │ │ - andseq r9, r5, r0, ror #12 │ │ │ │ - andseq r9, r5, r8, asr r6 │ │ │ │ - andseq r0, r5, r4, asr r3 │ │ │ │ - strdeq sl, [ip], -r0 @ │ │ │ │ - rsbeq r8, r3, pc, lsr r0 │ │ │ │ - rsbeq r8, r3, r3, lsr r0 │ │ │ │ - mlaeq ip, r0, r7, sl │ │ │ │ - andseq r9, r5, r4, asr r5 │ │ │ │ - andseq r6, r4, ip, lsr #32 │ │ │ │ - andseq r9, r5, r4, lsr #8 │ │ │ │ - andseq r9, r5, ip, asr r3 │ │ │ │ - ldrheq r1, [r5], -r0 │ │ │ │ + b 86840 │ │ │ │ + eoreq r6, lr, r0, lsl sp │ │ │ │ + andseq r7, r6, ip, lsl #27 │ │ │ │ + andseq pc, r5, r0, lsr #20 │ │ │ │ + mlaeq lr, r4, ip, r6 │ │ │ │ + eoreq r6, lr, r8, lsl ip │ │ │ │ + eoreq r6, lr, r8, ror #23 │ │ │ │ + @ instruction: 0x00167bdc │ │ │ │ + andseq r7, r6, r0, ror #23 │ │ │ │ + andseq lr, r5, r0, lsr r9 │ │ │ │ + andseq r7, r6, r4, asr #23 │ │ │ │ + @ instruction: 0x00167bbc │ │ │ │ + @ instruction: 0x00167bb4 │ │ │ │ + andseq r7, r6, ip, lsr #23 │ │ │ │ + andseq lr, r5, r8, lsr #17 │ │ │ │ + strdeq r6, [lr], -r0 @ │ │ │ │ + eoreq r6, lr, r8, ror sl │ │ │ │ + mulseq r6, ip, sl │ │ │ │ + andseq r4, r5, ip, ror #10 │ │ │ │ + andseq r7, r6, r0, ror #18 │ │ │ │ + mulseq r6, r4, r8 │ │ │ │ + andseq pc, r5, ip, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 82f90 │ │ │ │ + beq 86ca0 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ blx r3 │ │ │ │ - ldr r3, [pc, #56] @ 82fbc │ │ │ │ + ldr r3, [pc, #64] @ 86cd4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 82f9c │ │ │ │ + bne 86cb4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #52] @ 0x34 │ │ │ │ - pop {r4, pc} │ │ │ │ - ldr r3, [pc, #28] @ 82fc0 │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r3, [pc, #28] @ 86cd8 │ │ │ │ add r1, r4, #160 @ 0xa0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #16] │ │ │ │ - bl 22e08 │ │ │ │ + bl 22d64 │ │ │ │ ldr r0, [r4, #168] @ 0xa8 │ │ │ │ - bl 25514 │ │ │ │ - b 82f90 │ │ │ │ - eoreq r5, ip, r4, ror #4 │ │ │ │ - strhteq sl, [ip], -ip │ │ │ │ + bl 25440 │ │ │ │ + b 86ca0 │ │ │ │ + eoreq r1, lr, r4, asr r5 │ │ │ │ + eoreq r6, lr, r4, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r2, [pc, #188] @ 83098 │ │ │ │ + ldr r2, [pc, #200] @ 86dc4 │ │ │ │ mov r4, r0 │ │ │ │ - add r2, pc, r2 │ │ │ │ + mov r3, #0 │ │ │ │ ldr r0, [r0] │ │ │ │ + add r2, pc, r2 │ │ │ │ add r2, r2, #144 @ 0x90 │ │ │ │ - mov r3, #0 │ │ │ │ ldr r1, [r2], #4 │ │ │ │ cmp r1, #0 │ │ │ │ - beq 83004 │ │ │ │ + beq 86d24 │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r0, r1 │ │ │ │ - beq 83068 │ │ │ │ + beq 86d94 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, #5 │ │ │ │ - bne 82fec │ │ │ │ + bne 86d0c │ │ │ │ ldr r1, [r4, #332] @ 0x14c │ │ │ │ mov r5, #0 │ │ │ │ - cmp r1, r5 │ │ │ │ str r5, [r4, #84] @ 0x54 │ │ │ │ str r5, [r4, #88] @ 0x58 │ │ │ │ str r5, [r4, #92] @ 0x5c │ │ │ │ + cmp r1, r5 │ │ │ │ str r5, [r4, #96] @ 0x60 │ │ │ │ - bne 83080 │ │ │ │ - ldr r5, [pc, #100] @ 8309c │ │ │ │ + bne 86dac │ │ │ │ + ldr r5, [pc, #112] @ 86dc8 │ │ │ │ ldr r1, [r4, #188] @ 0xbc │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ - bl 22700 │ │ │ │ + bl 2265c │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ - bl 22208 │ │ │ │ + bl 22164 │ │ │ │ mov r0, r4 │ │ │ │ - bl 82f54 │ │ │ │ + bl 86c60 │ │ │ │ ldr r1, [r4] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - b 24dc4 │ │ │ │ - ldr r2, [pc, #48] @ 830a0 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #16 │ │ │ │ + b 24cf0 │ │ │ │ + ldr r2, [pc, #48] @ 86dcc │ │ │ │ mov r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r2, r3, lsl #2 │ │ │ │ str r1, [r3, #144] @ 0x90 │ │ │ │ - b 83010 │ │ │ │ - ldr r3, [pc, #28] @ 830a4 │ │ │ │ + b 86d30 │ │ │ │ + ldr r3, [pc, #28] @ 86dd0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #16] │ │ │ │ - bl 23018 │ │ │ │ + bl 22f68 │ │ │ │ str r5, [r4, #332] @ 0x14c │ │ │ │ - b 83030 │ │ │ │ - eoreq sl, ip, r4, lsl #9 │ │ │ │ - eoreq sl, ip, r8, lsr #8 │ │ │ │ - strdeq sl, [ip], -r0 @ │ │ │ │ - ldrdeq sl, [ip], -ip @ │ │ │ │ + b 86d50 │ │ │ │ + eoreq r6, lr, ip, asr r7 │ │ │ │ + eoreq r6, lr, r8, lsl #14 │ │ │ │ + eoreq r6, lr, r4, asr #13 │ │ │ │ + strhteq r6, [lr], -r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ + strd r4, [sp, #-20]! @ 0xffffffec │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str lr, [sp, #16] │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ - ldr ip, [pc, #452] @ 83284 │ │ │ │ - ldr r2, [r0, #52] @ 0x34 │ │ │ │ - mov r5, r0 │ │ │ │ - ldr r0, [pc, #444] @ 83288 │ │ │ │ + ldr r2, [pc, #448] @ 86fb4 │ │ │ │ sub sp, sp, #108 @ 0x6c │ │ │ │ - ldr r3, [r2] │ │ │ │ mov r4, #0 │ │ │ │ - ldr r2, [r2, #4] │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r7, [pc, #424] @ 8328c │ │ │ │ - str r2, [sp, #4] │ │ │ │ - str r3, [sp] │ │ │ │ - str r4, [sp, #16] │ │ │ │ - ldr r6, [pc, #412] @ 83290 │ │ │ │ - ldr r0, [ip, r0] │ │ │ │ + mov r5, r0 │ │ │ │ + ldr r3, [pc, #436] @ 86fb8 │ │ │ │ + ldr r7, [pc, #436] @ 86fbc │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r6, [pc, #432] @ 86fc0 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r0] │ │ │ │ - str r0, [sp, #100] @ 0x64 │ │ │ │ - mov r0, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ - str r4, [sp, #24] │ │ │ │ - str r4, [sp, #20] │ │ │ │ + ldr r3, [r3] │ │ │ │ + str r3, [sp, #100] @ 0x64 │ │ │ │ + mov r3, #0 │ │ │ │ + ldr r3, [r0, #52] @ 0x34 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r6, #212] @ 0xd4 │ │ │ │ - str r1, [sp, #8] │ │ │ │ - mov r1, #16 │ │ │ │ - str r1, [sp, #12] │ │ │ │ - ldr r1, [r5, #176] @ 0xb0 │ │ │ │ - str r1, [sp, #68] @ 0x44 │ │ │ │ - lsl r1, r3, #2 │ │ │ │ - str r1, [sp, #52] @ 0x34 │ │ │ │ - mov r1, r3 │ │ │ │ - mov r3, #28 │ │ │ │ + ldr r1, [r3] │ │ │ │ + ldr r2, [r3, #4] │ │ │ │ + lsl r3, r1, #2 │ │ │ │ + stm sp, {r1, r2} │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r4, [sp, #20] │ │ │ │ + str r4, [sp, #24] │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + ldr r3, [r0, #176] @ 0xb0 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #60] @ 0x3c │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ + mov r3, #16 │ │ │ │ str r4, [sp, #72] @ 0x48 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ str r4, [sp, #76] @ 0x4c │ │ │ │ str r4, [sp, #80] @ 0x50 │ │ │ │ - bl 21ed8 │ │ │ │ + str r0, [sp, #8] │ │ │ │ + ldr r0, [r6, #212] @ 0xd4 │ │ │ │ + bl 21e40 │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ + str r0, [r6, #212] @ 0xd4 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ add r7, sp, #84 @ 0x54 │ │ │ │ - ldr r2, [r3] │ │ │ │ - str r0, [r6, #212] @ 0xd4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 21890 │ │ │ │ + ldr r2, [r3] │ │ │ │ + bl 217f8 │ │ │ │ add r3, sp, #68 @ 0x44 │ │ │ │ - str r7, [sp, #8] │ │ │ │ - str r3, [sp, #4] │ │ │ │ + add r2, sp, #52 @ 0x34 │ │ │ │ + add r1, sp, #36 @ 0x24 │ │ │ │ + stmib sp, {r3, r7} │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ ldr r0, [r6, #212] @ 0xd4 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str r3, [sp] │ │ │ │ - add r2, sp, #52 @ 0x34 │ │ │ │ mov r3, r4 │ │ │ │ - add r1, sp, #36 @ 0x24 │ │ │ │ - bl 25358 │ │ │ │ + bl 25284 │ │ │ │ ldr r3, [r6, #44] @ 0x2c │ │ │ │ cmp r3, r4 │ │ │ │ - beq 83214 │ │ │ │ + beq 86f3c │ │ │ │ ldr r1, [r5, #52] @ 0x34 │ │ │ │ ldr r3, [r1, #44] @ 0x2c │ │ │ │ cmp r3, #16 │ │ │ │ - ble 83240 │ │ │ │ + ble 86f74 │ │ │ │ cmp r3, #32 │ │ │ │ - bne 83214 │ │ │ │ + bne 86f3c │ │ │ │ ldr r3, [r1] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ ldr r2, [r5, #176] @ 0xb0 │ │ │ │ mul r3, r0, r3 │ │ │ │ cmp r3, #0 │ │ │ │ - ble 83214 │ │ │ │ + ble 86f3c │ │ │ │ sub r2, r2, #4 │ │ │ │ ldr r3, [r2, #4]! │ │ │ │ add r4, r4, #1 │ │ │ │ rev r3, r3 │ │ │ │ str r3, [r2] │ │ │ │ ldr r3, [r1] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ mul r3, r0, r3 │ │ │ │ cmp r3, r4 │ │ │ │ - bgt 831f0 │ │ │ │ - ldr r2, [pc, #120] @ 83294 │ │ │ │ - ldr r3, [pc, #104] @ 83288 │ │ │ │ + bgt 86f18 │ │ │ │ + ldr r2, [pc, #128] @ 86fc4 │ │ │ │ + ldr r3, [pc, #112] @ 86fb8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 83280 │ │ │ │ + bne 86fb0 │ │ │ │ add sp, sp, #108 @ 0x6c │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + add sp, sp, #16 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ cmp r3, #14 │ │ │ │ - ble 83214 │ │ │ │ + ble 86f3c │ │ │ │ ldr r2, [r1] │ │ │ │ ldr r1, [r1, #4] │ │ │ │ ldr r3, [r5, #176] @ 0xb0 │ │ │ │ mul r1, r1, r2 │ │ │ │ cmp r1, #0 │ │ │ │ - ble 83214 │ │ │ │ - sub r3, r3, #2 │ │ │ │ + ble 86f3c │ │ │ │ add r1, r3, r1, lsl #1 │ │ │ │ - ldrh r2, [r3, #2]! │ │ │ │ + ldrh r2, [r3] │ │ │ │ rev16 r2, r2 │ │ │ │ + strh r2, [r3], #2 │ │ │ │ cmp r3, r1 │ │ │ │ - strh r2, [r3] │ │ │ │ - bne 83268 │ │ │ │ - b 83214 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq fp, fp, r8, ror #3 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - strdeq r5, [ip], -r0 @ │ │ │ │ - eoreq sl, ip, ip, asr r3 │ │ │ │ - eoreq fp, fp, r4, lsr #1 │ │ │ │ + bne 86f98 │ │ │ │ + b 86f3c │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eoreq r7, sp, ip, asr #9 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + ldrdeq r1, [lr], -r4 @ │ │ │ │ + eoreq r6, lr, ip, asr #12 │ │ │ │ + eoreq r7, sp, ip, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ + strd r4, [sp, #-20]! @ 0xffffffec │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str lr, [sp, #16] │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ - ldr r3, [r0, #52] @ 0x34 │ │ │ │ + ldr ip, [pc, #148] @ 8707c │ │ │ │ + mov r4, r0 │ │ │ │ + sub sp, sp, #36 @ 0x24 │ │ │ │ + ldr r1, [r0] │ │ │ │ ldr r2, [r0, #16] │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r3, [r0, #52] @ 0x34 │ │ │ │ + ldr r0, [ip, #16] │ │ │ │ + ldr ip, [pc, #120] @ 87080 │ │ │ │ ldrd r6, [r3] │ │ │ │ - mov lr, r0 │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r5, [ip] │ │ │ │ sub r2, r2, r6 │ │ │ │ + ldr ip, [r4, #20] │ │ │ │ add r2, r2, r2, lsr #31 │ │ │ │ - asr r4, r2, #1 │ │ │ │ - ldr r2, [pc, #108] @ 83338 │ │ │ │ - ldr r1, [pc, #108] @ 8333c │ │ │ │ - ldr r5, [pc, r2] │ │ │ │ - ldr r2, [lr, #20] │ │ │ │ - sub sp, sp, #36 @ 0x24 │ │ │ │ - sub r2, r2, r7 │ │ │ │ - add r2, r2, r2, lsr #31 │ │ │ │ - add r1, pc, r1 │ │ │ │ - asr ip, r2, #1 │ │ │ │ + asr lr, r2, #1 │ │ │ │ + ldr r2, [r4, #188] @ 0xbc │ │ │ │ cmp r5, #0 │ │ │ │ - ldr r0, [r1, #16] │ │ │ │ - ldr r2, [lr, #188] @ 0xbc │ │ │ │ - ldr r1, [lr] │ │ │ │ + sub ip, ip, r7 │ │ │ │ + str lr, [sp, #8] │ │ │ │ + add ip, ip, ip, lsr #31 │ │ │ │ strd r6, [sp, #16] │ │ │ │ + asr ip, ip, #1 │ │ │ │ str ip, [sp, #12] │ │ │ │ - str r4, [sp, #8] │ │ │ │ - beq 83324 │ │ │ │ + beq 8706c │ │ │ │ mov ip, #0 │ │ │ │ - str ip, [sp, #24] │ │ │ │ - str ip, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 22ebc │ │ │ │ + str ip, [sp, #4] │ │ │ │ + str ip, [sp, #24] │ │ │ │ + bl 22e18 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ - str r5, [sp, #4] │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + add sp, sp, #16 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ str r5, [sp] │ │ │ │ - bl 24524 │ │ │ │ - add sp, sp, #36 @ 0x24 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ - eoreq r4, ip, r8, lsl pc │ │ │ │ - eoreq sl, ip, r0, lsl #3 │ │ │ │ + str r5, [sp, #4] │ │ │ │ + bl 2445c │ │ │ │ + b 87058 │ │ │ │ + eoreq r6, lr, ip, ror #8 │ │ │ │ + ldrdeq r1, [lr], -ip @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ - bl 82f54 │ │ │ │ + bl 86c60 │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - b 82770 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #16 │ │ │ │ + b 86444 │ │ │ │ cmp r1, #0 │ │ │ │ - beq 833d4 │ │ │ │ + beq 87114 │ │ │ │ cmp r1, #1 │ │ │ │ bxne lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #332] @ 0x14c │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ - popeq {r4, r5, r6, pc} │ │ │ │ - ldr r5, [pc, #44] @ 833d8 │ │ │ │ + bne 87118 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + b 84a54 │ │ │ │ + ldr r5, [pc, #52] @ 87154 │ │ │ │ + mov r2, #0 │ │ │ │ ldr r1, [r0] │ │ │ │ add r5, pc, r5 │ │ │ │ - mov r2, #0 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ - bl 23e64 │ │ │ │ - ldr r1, [r4, #332] @ 0x14c │ │ │ │ + bl 23d9c │ │ │ │ ldr r0, [r5, #16] │ │ │ │ - bl 23018 │ │ │ │ + ldr r1, [r4, #332] @ 0x14c │ │ │ │ + bl 22f68 │ │ │ │ mov r3, #0 │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ str r3, [r4, #332] @ 0x14c │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - b 80ecc │ │ │ │ - strhteq sl, [ip], -r4 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + eoreq r6, lr, ip, lsr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - ldr r4, [pc, #52] @ 83428 │ │ │ │ + ldr r4, [pc, #72] @ 871bc │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, #172] @ 0xac │ │ │ │ cmp r3, #0 │ │ │ │ - popeq {r4, pc} │ │ │ │ - bl 15a0b4 │ │ │ │ + beq 87194 │ │ │ │ + bl 167d30 │ │ │ │ ldr r3, [r4, #176] @ 0xb0 │ │ │ │ sub r0, r0, r3 │ │ │ │ cmp r0, #1000 @ 0x3e8 │ │ │ │ - popcc {r4, pc} │ │ │ │ + bcs 871a0 │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r0, [r4, #172] @ 0xac │ │ │ │ - bl 80ecc │ │ │ │ + bl 84a54 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #172] @ 0xac │ │ │ │ - pop {r4, pc} │ │ │ │ - eoreq sl, ip, r0, ror r0 │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + strdeq r6, [lr], -r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r3, [pc, #264] @ 8354c │ │ │ │ - ldr r2, [pc, #264] @ 83550 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r5, [r3, r2] │ │ │ │ - ldr r1, [pc, #256] @ 83554 │ │ │ │ + ldr r3, [pc, #308] @ 87314 │ │ │ │ mov r2, #0 │ │ │ │ + ldr r0, [pc, #304] @ 87318 │ │ │ │ + ldr r1, [pc, #304] @ 8731c │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r4, [pc, #300] @ 87320 │ │ │ │ + ldr r5, [r3, r0] │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bl 250e8 │ │ │ │ - ldr r4, [pc, #240] @ 83558 │ │ │ │ - ldr r1, [pc, #240] @ 8355c │ │ │ │ add r4, pc, r4 │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r2, #0 │ │ │ │ - str r0, [r4] │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 250e8 │ │ │ │ - ldr r1, [pc, #216] @ 83560 │ │ │ │ + bl 25014 │ │ │ │ + ldr r1, [pc, #280] @ 87324 │ │ │ │ + mov r3, r0 │ │ │ │ mov r2, #0 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r0, [r4, #4] │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 250e8 │ │ │ │ - ldr r1, [pc, #196] @ 83564 │ │ │ │ - mov r2, #0 │ │ │ │ + str r3, [r4] │ │ │ │ add r1, pc, r1 │ │ │ │ - str r0, [r4, #8] │ │ │ │ - ldr r0, [r5] │ │ │ │ - bl 250e8 │ │ │ │ - ldr r1, [pc, #176] @ 83568 │ │ │ │ + bl 25014 │ │ │ │ + ldr r1, [pc, #256] @ 87328 │ │ │ │ + mov r3, r0 │ │ │ │ mov r2, #0 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r0, [r4, #12] │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 250e8 │ │ │ │ - ldr r1, [pc, #156] @ 8356c │ │ │ │ - mov r2, #0 │ │ │ │ + str r3, [r4, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ - str r0, [r4, #16] │ │ │ │ - ldr r0, [r5] │ │ │ │ - bl 250e8 │ │ │ │ - ldr r1, [pc, #136] @ 83570 │ │ │ │ + bl 25014 │ │ │ │ + ldr r1, [pc, #232] @ 8732c │ │ │ │ + mov r3, r0 │ │ │ │ mov r2, #0 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r0, [r4, #20] │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 250e8 │ │ │ │ - ldr r1, [pc, #116] @ 83574 │ │ │ │ + str r3, [r4, #8] │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 25014 │ │ │ │ + ldr r1, [pc, #208] @ 87330 │ │ │ │ + mov r3, r0 │ │ │ │ mov r2, #0 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r4, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ - str r0, [r4, #24] │ │ │ │ + bl 25014 │ │ │ │ + ldr r1, [pc, #184] @ 87334 │ │ │ │ + mov r3, r0 │ │ │ │ + mov r2, #0 │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 250e8 │ │ │ │ - ldr r1, [pc, #96] @ 83578 │ │ │ │ + str r3, [r4, #16] │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 25014 │ │ │ │ + ldr r1, [pc, #160] @ 87338 │ │ │ │ + mov r3, r0 │ │ │ │ mov r2, #0 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r4, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ - str r0, [r4, #28] │ │ │ │ + bl 25014 │ │ │ │ + ldr r1, [pc, #136] @ 8733c │ │ │ │ + mov r3, r0 │ │ │ │ + mov r2, #0 │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 250e8 │ │ │ │ - ldr r1, [pc, #76] @ 8357c │ │ │ │ + str r3, [r4, #24] │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 25014 │ │ │ │ + ldr r1, [pc, #112] @ 87340 │ │ │ │ + mov r3, r0 │ │ │ │ mov r2, #0 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r4, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ + bl 25014 │ │ │ │ + ldr r1, [pc, #88] @ 87344 │ │ │ │ mov r3, r0 │ │ │ │ + mov r2, #0 │ │ │ │ ldr r0, [r5] │ │ │ │ str r3, [r4, #32] │ │ │ │ - bl 250e8 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 25014 │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - eoreq sl, fp, ip, ror lr │ │ │ │ - muleq r0, r4, r7 │ │ │ │ - mulseq r5, r4, lr │ │ │ │ - ldrdeq sl, [ip], -r0 @ │ │ │ │ - andseq r8, r5, r8, lsl #29 │ │ │ │ - andseq r8, r5, r8, ror lr │ │ │ │ - andseq r8, r5, ip, ror #28 │ │ │ │ - andseq r8, r5, r0, ror #28 │ │ │ │ - andseq r8, r5, r8, asr lr │ │ │ │ - andseq r8, r5, ip, asr #28 │ │ │ │ - andseq r8, r5, r4, asr #28 │ │ │ │ - andseq r8, r5, ip, lsr lr │ │ │ │ - andseq r8, r5, r4, lsr lr │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + eoreq r7, sp, r8, ror #1 │ │ │ │ + andeq r1, r0, r0, lsl #15 │ │ │ │ + andseq r7, r6, r4, asr #6 │ │ │ │ + eoreq r6, lr, r0, asr #6 │ │ │ │ + andseq r7, r6, ip, lsr #6 │ │ │ │ + andseq r7, r6, ip, lsl r3 │ │ │ │ + andseq r7, r6, ip, lsl #6 │ │ │ │ + @ instruction: 0x001672fc │ │ │ │ + @ instruction: 0x001672f0 │ │ │ │ + andseq r7, r6, r0, ror #5 │ │ │ │ + @ instruction: 0x001672d4 │ │ │ │ + andseq r7, r6, r8, asr #5 │ │ │ │ + @ instruction: 0x001672bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r4, [pc, #152] @ 83630 │ │ │ │ - ldr lr, [pc, #152] @ 83634 │ │ │ │ + ldr r4, [pc, #164] @ 87408 │ │ │ │ + sub sp, sp, #24 │ │ │ │ + mov r1, #3 │ │ │ │ + ldr lr, [pc, #156] @ 8740c │ │ │ │ + ldr r3, [pc, #156] @ 87410 │ │ │ │ add r4, pc, r4 │ │ │ │ + ldr ip, [pc, #152] @ 87414 │ │ │ │ ldr lr, [r4, lr] │ │ │ │ - ldr r3, [pc, #144] @ 83638 │ │ │ │ - sub sp, sp, #24 │ │ │ │ - ldr r1, [pc, #140] @ 8363c │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #144] @ 87418 │ │ │ │ ldr lr, [lr] │ │ │ │ str lr, [sp, #20] │ │ │ │ mov lr, #0 │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov ip, #3 │ │ │ │ - ldr r2, [pc, #120] @ 83640 │ │ │ │ - str ip, [sp, #16] │ │ │ │ - ldr ip, [r3, r1] │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, #1 │ │ │ │ - ldr r2, [r2] │ │ │ │ + str r1, [sp, #16] │ │ │ │ ldr r1, [r0] │ │ │ │ - ldr r0, [ip] │ │ │ │ - str r3, [sp, #12] │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r3, ip] │ │ │ │ + mov ip, #1 │ │ │ │ add r3, sp, #16 │ │ │ │ - mov ip, #2 │ │ │ │ + ldr r2, [r2] │ │ │ │ str r3, [sp, #8] │ │ │ │ - mov r3, #32 │ │ │ │ - stm sp, {r3, ip} │ │ │ │ + mov r3, #2 │ │ │ │ + str ip, [sp, #12] │ │ │ │ + mov ip, #32 │ │ │ │ + str r3, [sp, #4] │ │ │ │ mov r3, #4 │ │ │ │ - bl 24f50 │ │ │ │ - ldr r2, [pc, #60] @ 83644 │ │ │ │ - ldr r3, [pc, #40] @ 83634 │ │ │ │ + ldr r0, [r0] │ │ │ │ + str ip, [sp] │ │ │ │ + bl 24e7c │ │ │ │ + ldr r2, [pc, #68] @ 8741c │ │ │ │ + ldr r3, [pc, #48] @ 8740c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 8362c │ │ │ │ + bne 87404 │ │ │ │ add sp, sp, #24 │ │ │ │ - pop {r4, pc} │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq sl, fp, r8, lsr #26 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq sl, fp, r8, lsl #26 │ │ │ │ - muleq r0, r4, r7 │ │ │ │ - eoreq r9, ip, ip, ror #30 │ │ │ │ - strhteq sl, [fp], -r8 │ │ │ │ - ldr r3, [pc, #32] @ 83670 │ │ │ │ - ldr r1, [pc, #32] @ 83674 │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eoreq r6, sp, r0, ror #30 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eoreq r6, sp, r4, asr pc │ │ │ │ + andeq r1, r0, r0, lsl #15 │ │ │ │ + eoreq r6, lr, r0, lsr #3 │ │ │ │ + strdeq r6, [sp], -r8 @ │ │ │ │ + ldr r3, [pc, #32] @ 87448 │ │ │ │ + ldr ip, [pc, #32] @ 8744c │ │ │ │ + ldr r2, [pc, #32] @ 87450 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #28] @ 83678 │ │ │ │ - ldr ip, [r3, r1] │ │ │ │ - add r2, pc, r2 │ │ │ │ ldr r1, [r0] │ │ │ │ + ldr r3, [r3, ip] │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r2, [r2] │ │ │ │ - ldr r0, [ip] │ │ │ │ - b 232e8 │ │ │ │ - eoreq sl, fp, r0, ror ip │ │ │ │ - muleq r0, r4, r7 │ │ │ │ - ldrdeq r9, [ip], -ip @ │ │ │ │ + ldr r0, [r3] │ │ │ │ + b 2322c │ │ │ │ + eoreq r6, sp, r4, lsr #29 │ │ │ │ + andeq r1, r0, r0, lsl #15 │ │ │ │ + eoreq r6, lr, r0, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #3640] @ 0xe38 │ │ │ │ - ldr lr, [pc, #568] @ 838cc │ │ │ │ - ldr ip, [pc, #568] @ 838d0 │ │ │ │ + ldr lr, [pc, #588] @ 876c8 │ │ │ │ + sub sp, sp, #420 @ 0x1a4 │ │ │ │ + mov r5, r1 │ │ │ │ + mov r8, r0 │ │ │ │ + mov sl, #65536 @ 0x10000 │ │ │ │ + ldr ip, [pc, #572] @ 876cc │ │ │ │ + mov fp, #1 │ │ │ │ + ldr r3, [pc, #568] @ 876d0 │ │ │ │ add lr, pc, lr │ │ │ │ + ldr r2, [pc, #564] @ 876d4 │ │ │ │ ldr ip, [lr, ip] │ │ │ │ - ldr r3, [pc, #560] @ 838d4 │ │ │ │ - sub sp, sp, #420 @ 0x1a4 │ │ │ │ - ldr r2, [pc, #556] @ 838d8 │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r6, [pc, #556] @ 876d8 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #412] @ 0x19c │ │ │ │ mov ip, #0 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r6, [pc, #540] @ 838dc │ │ │ │ + str r0, [sp, #36] @ 0x24 │ │ │ │ ldr r7, [r3, r2] │ │ │ │ add r6, pc, r6 │ │ │ │ - mov r5, r1 │ │ │ │ - mov r8, r0 │ │ │ │ ldr r1, [r6, #28] │ │ │ │ - str r0, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [r7] │ │ │ │ - bl 2330c │ │ │ │ - mov r3, #1 │ │ │ │ - str r3, [sp, #4] │ │ │ │ + bl 23250 │ │ │ │ ldr r3, [r6, #40] @ 0x28 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + strd sl, [sp] │ │ │ │ str r3, [sp, #8] │ │ │ │ add r3, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #28] │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ str r3, [sp, #24] │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r3, sp, #44 @ 0x2c │ │ │ │ str r3, [sp, #16] │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #12] │ │ │ │ - mov r3, #65536 @ 0x10000 │ │ │ │ - str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ - bl 23228 │ │ │ │ + ldr r2, [r5, #28] │ │ │ │ + bl 23178 │ │ │ │ mov r2, #92 @ 0x5c │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ - bl 24368 │ │ │ │ + bl 242a0 │ │ │ │ add r3, sp, #60 @ 0x3c │ │ │ │ + mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r2, [r6, #32] │ │ │ │ - str r2, [sp, #80] @ 0x50 │ │ │ │ - mov r2, #32 │ │ │ │ - mov r3, #0 │ │ │ │ - str r2, [sp, #84] @ 0x54 │ │ │ │ + ldr r3, [r6, #32] │ │ │ │ + str r4, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [r8] │ │ │ │ ldr r0, [r7] │ │ │ │ - mov ip, #33 @ 0x21 │ │ │ │ + str r3, [sp, #80] @ 0x50 │ │ │ │ + mov r3, #32 │ │ │ │ str r2, [sp, #88] @ 0x58 │ │ │ │ - mov r1, r4 │ │ │ │ + mov r2, #33 @ 0x21 │ │ │ │ + str r3, [sp, #84] @ 0x54 │ │ │ │ + mov r3, #0 │ │ │ │ + str r2, [sp, #60] @ 0x3c │ │ │ │ mov r2, r3 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ - str r4, [sp, #76] @ 0x4c │ │ │ │ - str ip, [sp, #60] @ 0x3c │ │ │ │ - bl 23324 │ │ │ │ + bl 23268 │ │ │ │ ldr r5, [sp, #56] @ 0x38 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 83898 │ │ │ │ - ldr r8, [pc, #324] @ 838e0 │ │ │ │ - mov fp, #0 │ │ │ │ - ldr r6, [sp, #48] @ 0x30 │ │ │ │ + beq 87694 │ │ │ │ + ldr r9, [pc, #348] @ 876dc │ │ │ │ + mov r8, #0 │ │ │ │ mov r4, r5 │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r9, sp, #156 @ 0x9c │ │ │ │ - mov r7, fp │ │ │ │ + add fp, sp, #152 @ 0x98 │ │ │ │ + mov r7, r8 │ │ │ │ + ldr r6, [sp, #48] @ 0x30 │ │ │ │ + add r9, pc, r9 │ │ │ │ add sl, r5, r6 │ │ │ │ cmp sl, r4 │ │ │ │ - bls 83838 │ │ │ │ + bls 8761c │ │ │ │ mov r2, #5 │ │ │ │ - mov r1, r8 │ │ │ │ + mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 249b0 │ │ │ │ + bl 248dc │ │ │ │ cmp r0, #0 │ │ │ │ - bne 83890 │ │ │ │ + bne 87688 │ │ │ │ add r4, r4, #5 │ │ │ │ + add r8, r8, #1 │ │ │ │ cmp sl, r4 │ │ │ │ - str r4, [r9, fp, lsl #2] │ │ │ │ - bls 8382c │ │ │ │ + str r4, [fp, #4]! │ │ │ │ + bls 87614 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #0 │ │ │ │ - b 83810 │ │ │ │ + b 875f8 │ │ │ │ strb r7, [r3, #-1] │ │ │ │ - ldr r5, [sp, #56] @ 0x38 │ │ │ │ - ldr r6, [sp, #48] @ 0x30 │ │ │ │ mov r1, #1 │ │ │ │ + ldr r6, [sp, #48] @ 0x30 │ │ │ │ + ldr r5, [sp, #56] @ 0x38 │ │ │ │ add r2, r5, r6 │ │ │ │ - cmp r3, r2 │ │ │ │ mov r4, r3 │ │ │ │ - bcs 8382c │ │ │ │ + cmp r3, r2 │ │ │ │ + bcs 87614 │ │ │ │ mov r4, r3 │ │ │ │ ldrb r2, [r3], #1 │ │ │ │ cmp r2, #10 │ │ │ │ cmpne r2, #13 │ │ │ │ - beq 837f0 │ │ │ │ + beq 875d8 │ │ │ │ cmp r1, #0 │ │ │ │ - beq 83800 │ │ │ │ - add fp, fp, #1 │ │ │ │ - cmp fp, #64 @ 0x40 │ │ │ │ - bne 837b0 │ │ │ │ + beq 875e8 │ │ │ │ + cmp r8, #64 @ 0x40 │ │ │ │ + bne 87594 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 83858 │ │ │ │ + beq 8763c │ │ │ │ add r1, sp, #156 @ 0x9c │ │ │ │ - mov r0, fp │ │ │ │ + mov r0, r8 │ │ │ │ blx r3 │ │ │ │ ldr r5, [sp, #56] @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ mov r0, #1 │ │ │ │ - ldr r2, [pc, #120] @ 838e4 │ │ │ │ - ldr r3, [pc, #96] @ 838d0 │ │ │ │ + ldr r2, [pc, #144] @ 876e0 │ │ │ │ + ldr r3, [pc, #120] @ 876cc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #412] @ 0x19c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 838c8 │ │ │ │ + bne 876c4 │ │ │ │ add sp, sp, #420 @ 0x1a4 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - str r4, [r9, fp, lsl #2] │ │ │ │ - b 837e4 │ │ │ │ - ldr r1, [pc, #72] @ 838e8 │ │ │ │ - ldr r0, [pc, #72] @ 838ec │ │ │ │ - add r1, pc, r1 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + add r8, r8, #1 │ │ │ │ + str r4, [fp, #4]! │ │ │ │ + b 875cc │ │ │ │ + ldr r1, [pc, #72] @ 876e4 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #68] @ 876e8 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r1, #2 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl ab6e0 │ │ │ │ + bl b155c │ │ │ │ mov r0, r5 │ │ │ │ - b 83864 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq sl, fp, ip, lsr #24 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq sl, fp, ip, lsl #24 │ │ │ │ - muleq r0, r4, r7 │ │ │ │ - eoreq r9, ip, r8, ror lr │ │ │ │ - @ instruction: 0x00158bf4 │ │ │ │ - eoreq sl, fp, r4, asr sl │ │ │ │ - @ instruction: 0x00158ad4 │ │ │ │ - @ instruction: 0x001506b0 │ │ │ │ + b 87648 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eoreq r6, sp, ip, lsr lr │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eoreq r6, sp, r0, lsr lr │ │ │ │ + andeq r1, r0, r0, lsl #15 │ │ │ │ + eoreq r6, lr, ip, ror r0 │ │ │ │ + andseq r7, r6, r8, asr r0 │ │ │ │ + eoreq r6, sp, r0, lsl #25 │ │ │ │ + andseq r6, r6, r4, lsr #30 │ │ │ │ + andseq lr, r5, r4, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #3880] @ 0xf28 │ │ │ │ - ldr r5, [pc, #884] @ 83c7c │ │ │ │ - ldr r3, [r0, #20] │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [pc, #872] @ 83c80 │ │ │ │ - cmp r3, r2 │ │ │ │ - ldr r2, [pc, #868] @ 83c84 │ │ │ │ + ldr r1, [pc, #908] @ 87aa0 │ │ │ │ + sub sp, sp, #180 @ 0xb4 │ │ │ │ + mov r9, r0 │ │ │ │ + ldr r2, [pc, #900] @ 87aa4 │ │ │ │ + ldr r5, [pc, #900] @ 87aa8 │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r4, [pc, #864] @ 83c88 │ │ │ │ + ldr r4, [pc, #896] @ 87aac │ │ │ │ ldr r2, [r1, r2] │ │ │ │ - sub sp, sp, #180 @ 0xb4 │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ add r4, pc, r4 │ │ │ │ - mov r7, r0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #172] @ 0xac │ │ │ │ mov r2, #0 │ │ │ │ - beq 83a28 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - cmp r3, r2 │ │ │ │ - beq 839a4 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - cmp r3, r2 │ │ │ │ - beq 83ac0 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - cmp r3, r2 │ │ │ │ + ldr r2, [r0, #20] │ │ │ │ + cmp r2, r1 │ │ │ │ + beq 8784c │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + cmp r2, r1 │ │ │ │ + beq 877c4 │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + cmp r2, r1 │ │ │ │ + beq 878e4 │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + cmp r2, r1 │ │ │ │ movne r0, #0 │ │ │ │ - beq 83998 │ │ │ │ - ldr r2, [pc, #792] @ 83c8c │ │ │ │ - ldr r3, [pc, #780] @ 83c84 │ │ │ │ + beq 877b8 │ │ │ │ + ldr r2, [pc, #816] @ 87ab0 │ │ │ │ + ldr r3, [pc, #800] @ 87aa4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #172] @ 0xac │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 83c78 │ │ │ │ + bne 87a9c │ │ │ │ add sp, sp, #180 @ 0xb4 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r3, [r5, #40] @ 0x28 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 839ac │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r2, [r5, #40] @ 0x28 │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 877cc │ │ │ │ mov r0, #1 │ │ │ │ - b 8396c │ │ │ │ + b 87778 │ │ │ │ mov r2, #92 @ 0x5c │ │ │ │ mov r1, #0 │ │ │ │ + ldr r6, [r9, #28] │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ - ldr r6, [r7, #28] │ │ │ │ - bl 24368 │ │ │ │ - ldr r3, [pc, #712] @ 83c90 │ │ │ │ + bl 242a0 │ │ │ │ + ldr r3, [pc, #716] @ 87ab4 │ │ │ │ mov r2, #33 @ 0x21 │ │ │ │ + mov ip, #3 │ │ │ │ + ldr r1, [r9, #16] │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [r4, r3] │ │ │ │ add r3, sp, #76 @ 0x4c │ │ │ │ str r3, [sp] │ │ │ │ + ldr r3, [r5, #24] │ │ │ │ + str ip, [sp, #108] @ 0x6c │ │ │ │ + mov ip, #768 @ 0x300 │ │ │ │ + movt ip, #1024 @ 0x400 │ │ │ │ + str r1, [sp, #104] @ 0x68 │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + str r6, [sp, #92] @ 0x5c │ │ │ │ ldr r0, [r2] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - str r2, [sp, #104] @ 0x68 │ │ │ │ - mov r2, #3 │ │ │ │ - str r2, [sp, #108] @ 0x6c │ │ │ │ - ldr r2, [pc, #672] @ 83c94 │ │ │ │ - ldr ip, [r5, #20] │ │ │ │ + mov r2, #32 │ │ │ │ + str r2, [sp, #100] @ 0x64 │ │ │ │ + str r3, [sp, #120] @ 0x78 │ │ │ │ mov r3, #0 │ │ │ │ - str r2, [sp, #116] @ 0x74 │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - str ip, [sp, #96] @ 0x60 │ │ │ │ - str r2, [sp, #120] @ 0x78 │ │ │ │ - mov ip, #32 │ │ │ │ - mov r1, r6 │ │ │ │ mov r2, r3 │ │ │ │ + str r1, [sp, #96] @ 0x60 │ │ │ │ + mov r1, r6 │ │ │ │ str r0, [sp, #88] @ 0x58 │ │ │ │ - str r6, [sp, #92] @ 0x5c │ │ │ │ - str ip, [sp, #100] @ 0x64 │ │ │ │ - bl 23324 │ │ │ │ - b 839a4 │ │ │ │ - ldr r3, [pc, #608] @ 83c90 │ │ │ │ - ldr r1, [pc, #612] @ 83c98 │ │ │ │ - ldr r9, [r4, r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r9] │ │ │ │ + str ip, [sp, #116] @ 0x74 │ │ │ │ + bl 23268 │ │ │ │ + b 877c4 │ │ │ │ + ldr r0, [pc, #608] @ 87ab4 │ │ │ │ mov r2, #0 │ │ │ │ - bl 250e8 │ │ │ │ - ldr r3, [r7, #32] │ │ │ │ - mov r8, #0 │ │ │ │ - tst r3, #1 │ │ │ │ - str r8, [r5, #40] @ 0x28 │ │ │ │ + mov r7, #0 │ │ │ │ + ldr r1, [pc, #600] @ 87ab8 │ │ │ │ + ldr r8, [r4, r0] │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r8] │ │ │ │ + bl 25014 │ │ │ │ + ldr r2, [r9, #32] │ │ │ │ mov r6, r0 │ │ │ │ - bne 83b18 │ │ │ │ - ldr r3, [r7, #36] @ 0x24 │ │ │ │ - cmp r3, r0 │ │ │ │ - ldr r3, [r7, #40] @ 0x28 │ │ │ │ + str r7, [r5, #40] @ 0x28 │ │ │ │ + tst r2, #1 │ │ │ │ + bne 8793c │ │ │ │ + ldr r2, [r9, #36] @ 0x24 │ │ │ │ + cmp r2, r0 │ │ │ │ + ldr r2, [r9, #40] @ 0x28 │ │ │ │ streq r0, [r5, #40] @ 0x28 │ │ │ │ - cmp r0, r3 │ │ │ │ - beq 83c60 │ │ │ │ - ldr r3, [r7, #44] @ 0x2c │ │ │ │ + cmp r0, r2 │ │ │ │ + beq 87a84 │ │ │ │ + ldr r3, [r9, #44] @ 0x2c │ │ │ │ cmp r6, r3 │ │ │ │ - beq 83c50 │ │ │ │ - ldr r3, [pc, #532] @ 83c9c │ │ │ │ + beq 87a74 │ │ │ │ + ldr r3, [pc, #528] @ 87abc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r6, [r3, #40] @ 0x28 │ │ │ │ cmp r6, #0 │ │ │ │ - bne 839a4 │ │ │ │ - ldr r1, [pc, #516] @ 83ca0 │ │ │ │ - ldr r0, [pc, #516] @ 83ca4 │ │ │ │ - add r1, pc, r1 │ │ │ │ + bne 877c4 │ │ │ │ + ldr r1, [pc, #512] @ 87ac0 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #508] @ 87ac4 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r1, #2 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl ab6e0 │ │ │ │ - b 839a4 │ │ │ │ - ldr r3, [pc, #456] @ 83c90 │ │ │ │ + bl b155c │ │ │ │ + b 877c4 │ │ │ │ + ldr r2, [pc, #456] @ 87ab4 │ │ │ │ ldr r1, [r5, #28] │ │ │ │ - ldr r9, [r4, r3] │ │ │ │ - ldr r4, [r0, #28] │ │ │ │ - ldr r0, [r9] │ │ │ │ - bl 2330c │ │ │ │ - cmp r4, r0 │ │ │ │ - bne 83c24 │ │ │ │ - ldr r3, [pc, #448] @ 83ca8 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r3, #40] @ 0x28 │ │ │ │ + ldr r5, [r9, #28] │ │ │ │ + ldr r8, [r4, r2] │ │ │ │ + ldr r0, [r8] │ │ │ │ + bl 23250 │ │ │ │ + cmp r5, r0 │ │ │ │ + bne 87a48 │ │ │ │ + ldr r1, [pc, #444] @ 87ac8 │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r1, #40] @ 0x28 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 839a4 │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - ldr ip, [r7, #16] │ │ │ │ + beq 877c4 │ │ │ │ + ldr ip, [r9, #16] │ │ │ │ + ldr r3, [r1, #28] │ │ │ │ mov r1, #0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - str r1, [sp, #4] │ │ │ │ + ldr r0, [r8] │ │ │ │ str ip, [sp] │ │ │ │ + str r1, [sp, #4] │ │ │ │ mov r1, r3 │ │ │ │ - bl 23390 │ │ │ │ - b 839a4 │ │ │ │ - ldr r3, [pc, #396] @ 83cac │ │ │ │ - ldr fp, [pc, #396] @ 83cb0 │ │ │ │ + bl 232d4 │ │ │ │ + b 877c4 │ │ │ │ + ldr r3, [pc, #392] @ 87acc │ │ │ │ + mov r2, #1 │ │ │ │ + add sl, sp, #60 @ 0x3c │ │ │ │ + ldr fp, [pc, #384] @ 87ad0 │ │ │ │ + str r2, [sp, #56] @ 0x38 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - mov r3, #1 │ │ │ │ - str r3, [sp, #56] @ 0x38 │ │ │ │ add r3, sp, #56 @ 0x38 │ │ │ │ + add fp, pc, fp │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ add r3, sp, #68 @ 0x44 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - add fp, pc, fp │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ - add sl, sp, #60 @ 0x3c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r0, [r9] │ │ │ │ - str r3, [sp, #24] │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ + mov r4, #0 │ │ │ │ + ldr r0, [r8] │ │ │ │ str r3, [sp, #12] │ │ │ │ - mov r3, #4 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ str sl, [sp, #28] │ │ │ │ - mov r4, #0 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + mov r3, #4 │ │ │ │ ldr r2, [r5, #36] @ 0x24 │ │ │ │ + str r4, [sp, #4] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #256 @ 0x100 │ │ │ │ str r3, [sp] │ │ │ │ - str r4, [sp, #4] │ │ │ │ - mov r3, r8 │ │ │ │ - ldr r1, [r7, #28] │ │ │ │ - bl 23228 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r1, [r9, #28] │ │ │ │ + bl 23178 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ cmp r0, r4 │ │ │ │ - beq 83c70 │ │ │ │ + beq 87a94 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ cmp r3, #4 │ │ │ │ - bne 83c70 │ │ │ │ + bne 87a94 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ cmp r3, #32 │ │ │ │ - bne 83c70 │ │ │ │ + bne 87a94 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ cmp r1, r4 │ │ │ │ subne r3, r0, #4 │ │ │ │ - bne 83bec │ │ │ │ - b 83c00 │ │ │ │ + bne 87a10 │ │ │ │ + b 87a24 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, r1 │ │ │ │ - beq 83c00 │ │ │ │ + beq 87a24 │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ cmp r2, r6 │ │ │ │ - bne 83be0 │ │ │ │ + bne 87a04 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r6, [r3, #40] @ 0x28 │ │ │ │ - bl 2213c │ │ │ │ + bl 22098 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ - add r8, r8, #256 @ 0x100 │ │ │ │ + add r7, r7, #256 @ 0x100 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 839a4 │ │ │ │ + beq 877c4 │ │ │ │ ldr r3, [fp, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 83b58 │ │ │ │ - b 839a4 │ │ │ │ - ldr r1, [pc, #136] @ 83cb4 │ │ │ │ - ldr r0, [pc, #136] @ 83cb8 │ │ │ │ - add r1, pc, r1 │ │ │ │ + beq 8797c │ │ │ │ + b 877c4 │ │ │ │ + ldr r1, [pc, #132] @ 87ad4 │ │ │ │ mov r2, #5 │ │ │ │ + ldr r0, [pc, #128] @ 87ad8 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 248f0 │ │ │ │ + bl 2481c │ │ │ │ mov r1, #2 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl ab6e0 │ │ │ │ - b 83ae0 │ │ │ │ - ldr r3, [pc, #100] @ 83cbc │ │ │ │ + bl b155c │ │ │ │ + b 87904 │ │ │ │ + ldr r3, [pc, #96] @ 87adc │ │ │ │ add r3, pc, r3 │ │ │ │ str r6, [r3, #40] @ 0x28 │ │ │ │ - b 83a8c │ │ │ │ - ldr r3, [pc, #88] @ 83cc0 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r0, [r3, #40] @ 0x28 │ │ │ │ - b 83a74 │ │ │ │ - bl 2213c │ │ │ │ - b 839a4 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq r9, ip, r0, lsr ip │ │ │ │ - eoreq sl, fp, r4, lsr #19 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - mlaeq fp, r4, r9, sl │ │ │ │ - eoreq sl, fp, ip, asr #18 │ │ │ │ - muleq r0, r4, r7 │ │ │ │ - streq r0, [r0], #-768 @ 0xfffffd00 │ │ │ │ - andseq r8, r5, ip, ror #18 │ │ │ │ - strhteq r9, [ip], -r4 │ │ │ │ - andseq r8, r5, r4, lsl r9 │ │ │ │ - @ instruction: 0x001504b4 │ │ │ │ - eoreq r9, ip, r4, asr sl │ │ │ │ - eoreq r9, ip, r8, lsl sl │ │ │ │ - strdeq r9, [ip], -r0 @ │ │ │ │ - andseq r8, r5, r8, lsr #15 │ │ │ │ - andseq r0, r5, r4, lsr #6 │ │ │ │ - eoreq r9, ip, r4, ror #17 │ │ │ │ - ldrdeq r9, [ip], -r4 @ │ │ │ │ + b 878b0 │ │ │ │ + ldr r2, [pc, #84] @ 87ae0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r0, [r2, #40] @ 0x28 │ │ │ │ + b 87898 │ │ │ │ + bl 22098 │ │ │ │ + b 877c4 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + strhteq r6, [sp], -r0 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eoreq r5, lr, ip, lsl #28 │ │ │ │ + mlaeq sp, ip, fp, r6 │ │ │ │ + eoreq r6, sp, r0, asr fp │ │ │ │ + andeq r1, r0, r0, lsl #15 │ │ │ │ + mulseq r6, r0, sp │ │ │ │ + mlaeq lr, r0, ip, r5 │ │ │ │ + andseq r6, r6, ip, lsr sp │ │ │ │ + andseq lr, r5, r0, ror #17 │ │ │ │ + eoreq r5, lr, r0, lsr ip │ │ │ │ + eoreq r5, lr, r8, ror #23 │ │ │ │ + ldrdeq r5, [lr], -ip @ │ │ │ │ + @ instruction: 0x00166bd0 │ │ │ │ + andseq lr, r5, r0, asr r7 │ │ │ │ + eoreq r5, lr, r0, asr #21 │ │ │ │ + strhteq r5, [lr], -r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ ldr r4, [r2] │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ lsrs r4, r4, #2 │ │ │ │ - beq 83d20 │ │ │ │ - ldr r6, [r0] │ │ │ │ - ldr r5, [r0, #4] │ │ │ │ + beq 87b4c │ │ │ │ + ldr r7, [r0] │ │ │ │ add r4, r1, r4, lsl #2 │ │ │ │ - mov r7, #0 │ │ │ │ + mov r8, #0 │ │ │ │ + ldr r6, [r0, #4] │ │ │ │ ldr r3, [r0, #8] │ │ │ │ - ldr r2, [r0, #12] │ │ │ │ - ldr ip, [r6, r3, lsl #2] │ │ │ │ + ldr ip, [r0, #12] │ │ │ │ ldr lr, [r1], #4 │ │ │ │ + ldr r2, [r7, r3, lsl #2] │ │ │ │ add r3, r3, #1 │ │ │ │ - cmp r3, r5 │ │ │ │ - add ip, ip, r2, lsl #2 │ │ │ │ - add r2, r2, #1 │ │ │ │ + cmp r3, r6 │ │ │ │ + add r5, ip, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ - str lr, [ip] │ │ │ │ - strge r7, [r0, #8] │ │ │ │ - strge r2, [r0, #12] │ │ │ │ + add r3, r2, ip, lsl #2 │ │ │ │ + str lr, [r3] │ │ │ │ + strge r8, [r0, #8] │ │ │ │ + strge r5, [r0, #12] │ │ │ │ cmp r4, r1 │ │ │ │ - bne 83ce8 │ │ │ │ + bne 87b14 │ │ │ │ + ldrd r4, [sp] │ │ │ │ mov r0, #0 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ - ldr r3, [pc, #12] @ 83d44 │ │ │ │ + ldr r3, [pc, #12] @ 87b80 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3] │ │ │ │ bx lr │ │ │ │ - eoreq r9, ip, ip, lsr #16 │ │ │ │ - ldr r3, [pc, #12] @ 83d5c │ │ │ │ + strdeq r5, [lr], -r0 @ │ │ │ │ + ldr r3, [pc, #12] @ 87b98 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3] │ │ │ │ bx lr │ │ │ │ - eoreq r9, ip, r4, lsl r8 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + ldrdeq r5, [lr], -r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ vpush {d8-d9} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r4, [pc, #176] @ 83e2c │ │ │ │ - ldr r5, [pc, #176] @ 83e30 │ │ │ │ + ldr r4, [pc, #188] @ 87c7c │ │ │ │ + ldr r5, [pc, #188] @ 87c80 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 21fe0 │ │ │ │ - ldr r3, [r4, #12] │ │ │ │ - add r5, pc, r5 │ │ │ │ - cmp r3, #0 │ │ │ │ + bl 21f48 │ │ │ │ vldr s16, [r4, #8] │ │ │ │ + add r5, pc, r5 │ │ │ │ vmov s17, r0 │ │ │ │ - beq 83db4 │ │ │ │ + ldr r3, [r4, #12] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 87bf8 │ │ │ │ vldr s15, [r4, #16] │ │ │ │ - vldr s18, [pc, #124] @ 83e28 │ │ │ │ + vldr s18, [pc, #136] @ 87c78 │ │ │ │ vcmpe.f32 s15, s18 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bgt 83dd8 │ │ │ │ - ldr r3, [pc, #120] @ 83e34 │ │ │ │ + bgt 87c28 │ │ │ │ + ldr r3, [pc, #132] @ 87c84 │ │ │ │ vcvt.f32.s32 s14, s17 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ vldr s15, [r3, #12] │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vdiv.f32 s0, s14, s15 │ │ │ │ vadd.f32 s0, s0, s16 │ │ │ │ vpop {d8-d9} │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - bl 15a024 │ │ │ │ - vldr d5, [pc, #60] @ 83e20 │ │ │ │ - vmov s12, r0 │ │ │ │ - vcvt.f32.u32 s12, s12 │ │ │ │ - vcvt.f64.f32 d6, s12 │ │ │ │ - vdiv.f64 d7, d6, d5 │ │ │ │ - vldr s10, [r4, #20] │ │ │ │ - vldr s13, [r4, #16] │ │ │ │ - vcvt.f64.f32 d5, s10 │ │ │ │ - vsub.f64 d7, d7, d5 │ │ │ │ - vcvt.f32.f64 s14, d7 │ │ │ │ - vsub.f32 s15, s13, s14 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + bl 167ca4 │ │ │ │ + vmov s15, r0 │ │ │ │ + vldr d19, [pc, #56] @ 87c70 │ │ │ │ + vldr s13, [r4, #20] │ │ │ │ + vldr s14, [r4, #16] │ │ │ │ + vcvt.f32.u32 s15, s15 │ │ │ │ + vcvt.f64.f32 d18, s13 │ │ │ │ + vcvt.f64.f32 d17, s15 │ │ │ │ + vdiv.f64 d16, d17, d19 │ │ │ │ + vsub.f64 d16, d16, d18 │ │ │ │ + vcvt.f32.f64 s15, d16 │ │ │ │ + vsub.f32 s15, s14, s15 │ │ │ │ vadd.f32 s16, s15, s16 │ │ │ │ vcmpe.f32 s16, s18 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vmovmi.f32 s16, s18 │ │ │ │ - b 83db4 │ │ │ │ + b 87bf8 │ │ │ │ nop {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlawbmi lr, r0, r4, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - eoreq r9, ip, r8, ror #15 │ │ │ │ - eoreq sl, fp, r4, lsr r5 │ │ │ │ - andeq r1, r0, r4, asr #12 │ │ │ │ - ldr r3, [pc, #8] @ 83e48 │ │ │ │ + eoreq r5, lr, r4, lsr #19 │ │ │ │ + eoreq r6, sp, r0, lsl #14 │ │ │ │ + andeq r1, r0, r0, lsr r6 │ │ │ │ + ldr r3, [pc, #8] @ 87c98 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ - b 23f78 │ │ │ │ - eoreq r9, ip, r8, lsr #14 │ │ │ │ + b 23eb0 │ │ │ │ + ldrdeq r5, [lr], -r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r3, [pc, #96] @ 83ec4 │ │ │ │ + ldr r3, [pc, #104] @ 87d24 │ │ │ │ tst r2, #1 │ │ │ │ - add r3, pc, r3 │ │ │ │ mov r6, r0 │ │ │ │ mov r4, r1 │ │ │ │ - bne 83e8c │ │ │ │ - ldr r2, [pc, #76] @ 83ec8 │ │ │ │ - mov r0, r1 │ │ │ │ + add r3, pc, r3 │ │ │ │ + bne 87ce0 │ │ │ │ + ldr r2, [pc, #84] @ 87d28 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ - ldr r1, [r3, #16] │ │ │ │ - blx 1c679c │ │ │ │ - sub r4, r4, r1 │ │ │ │ - ldr r5, [pc, #56] @ 83ecc │ │ │ │ + ldr r3, [r3, #16] │ │ │ │ + sdiv r4, r1, r3 │ │ │ │ + mul r4, r3, r4 │ │ │ │ + ldr r5, [pc, #68] @ 87d2c │ │ │ │ mov r3, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r3, [r5, #24] │ │ │ │ - bl 23f78 │ │ │ │ - mov r1, r6 │ │ │ │ + bl 23eb0 │ │ │ │ cmp r0, r4 │ │ │ │ + mov r1, r6 │ │ │ │ movlt r4, r0 │ │ │ │ - mov r2, r4 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ - bl 21c20 │ │ │ │ + mov r2, r4 │ │ │ │ + bl 21b88 │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - eoreq sl, fp, ip, asr r4 │ │ │ │ - andeq r1, r0, r4, asr #12 │ │ │ │ - ldrdeq r9, [ip], -r0 @ │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + eoreq r6, sp, ip, lsl #12 │ │ │ │ + andeq r1, r0, r0, lsr r6 │ │ │ │ + eoreq r5, lr, ip, ror r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - ldr r4, [pc, #28] @ 83f04 │ │ │ │ + ldr r4, [pc, #36] @ 87d70 │ │ │ │ mov r3, #1 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ str r3, [r4] │ │ │ │ - bl 24188 │ │ │ │ + bl 240c0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - pop {r4, pc} │ │ │ │ - eoreq r9, ip, ip, ror r6 │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + eoreq r5, lr, r8, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #3888] @ 0xf30 │ │ │ │ - ldr r0, [pc, #1192] @ 843c8 │ │ │ │ - ldr r3, [pc, #1192] @ 843cc │ │ │ │ - add r0, pc, r0 │ │ │ │ + ldr r0, [pc, #1208] @ 88254 │ │ │ │ sub sp, sp, #172 @ 0xac │ │ │ │ - ldr r3, [r0, r3] │ │ │ │ mov r5, #0 │ │ │ │ mov r6, #1 │ │ │ │ mov r2, #84 @ 0x54 │ │ │ │ + ldr r3, [pc, #1192] @ 88258 │ │ │ │ mov r7, r1 │ │ │ │ mov r1, r5 │ │ │ │ + ldr fp, [pc, #1184] @ 8825c │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [r0, r3] │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ + add fp, pc, fp │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ mov r3, #0 │ │ │ │ str r5, [sp, #20] │ │ │ │ str r5, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ - bl 24368 │ │ │ │ - ldr r3, [pc, #1124] @ 843d0 │ │ │ │ - ldr r1, [pc, #1124] @ 843d4 │ │ │ │ + bl 242a0 │ │ │ │ + ldr r3, [pc, #1136] @ 88260 │ │ │ │ + add r1, sp, #36 @ 0x24 │ │ │ │ + ldr r2, [pc, #1132] @ 88264 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r6, [r3, #12] │ │ │ │ - add r3, r3, #12 │ │ │ │ - str r3, [sp, #76] @ 0x4c │ │ │ │ - ldr r3, [pc, #1108] @ 843d8 │ │ │ │ - ldr ip, [pc, #1108] @ 843dc │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + mov r3, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + str r2, [sp, #52] @ 0x34 │ │ │ │ + add r2, sp, #20 │ │ │ │ + str r3, [sp, #56] @ 0x38 │ │ │ │ + add r3, sp, #24 │ │ │ │ + str r2, [sp, #44] @ 0x2c │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ + ldr r3, [pc, #1088] @ 88268 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ - ldr r3, [pc, #1100] @ 843e0 │ │ │ │ - ldr fp, [pc, #1100] @ 843e4 │ │ │ │ + ldr r3, [pc, #1080] @ 8826c │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [sp, #84] @ 0x54 │ │ │ │ - ldr r3, [pc, #1092] @ 843e8 │ │ │ │ - mov r0, #3 │ │ │ │ + add r3, r3, #12 │ │ │ │ + str r6, [r3] │ │ │ │ + str r3, [sp, #76] @ 0x4c │ │ │ │ + ldr r3, [pc, #1064] @ 88270 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [sp, #100] @ 0x64 │ │ │ │ - add r3, sp, #20 │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - add r3, sp, #24 │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ + str r3, [sp, #84] @ 0x54 │ │ │ │ add r3, sp, #28 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ - ldr r2, [pc, #1056] @ 843ec │ │ │ │ - add r1, pc, r1 │ │ │ │ - add ip, pc, ip │ │ │ │ + ldr r3, [pc, #1048] @ 88274 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [sp, #100] @ 0x64 │ │ │ │ add r3, sp, #32 │ │ │ │ - str r1, [sp, #36] @ 0x24 │ │ │ │ - str r0, [sp, #40] @ 0x28 │ │ │ │ - str r0, [sp, #56] @ 0x38 │ │ │ │ - add fp, pc, fp │ │ │ │ - str ip, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ - ldr r3, [fp, r2] │ │ │ │ - add r1, sp, #36 @ 0x24 │ │ │ │ + ldr r3, [pc, #1032] @ 88278 │ │ │ │ + ldr r3, [fp, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl b2344 │ │ │ │ + bl b87d4 │ │ │ │ subs r4, r0, #0 │ │ │ │ - bne 840f8 │ │ │ │ + bne 87f74 │ │ │ │ cmp r7, #8 │ │ │ │ - bgt 84320 │ │ │ │ + bgt 881ac │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 8435c │ │ │ │ + beq 881e8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, #0 │ │ │ │ + ldr r5, [pc, #984] @ 8827c │ │ │ │ cmp r3, #0 │ │ │ │ moveq r1, #3 │ │ │ │ movne r1, #2 │ │ │ │ - bl 250ac │ │ │ │ - ldr r5, [pc, #952] @ 843f0 │ │ │ │ + bl 24fd8 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r5, #28] │ │ │ │ - beq 84344 │ │ │ │ + beq 881d0 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, #131072 @ 0x20000 │ │ │ │ - bl 216ec │ │ │ │ - ldr r1, [pc, #920] @ 843f4 │ │ │ │ + bl 21654 │ │ │ │ + ldr r1, [pc, #936] @ 88280 │ │ │ │ mov r2, #0 │ │ │ │ - add r1, pc, r1 │ │ │ │ str r0, [r5, #4] │ │ │ │ ldr r0, [r5, #28] │ │ │ │ - bl 23ba0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 23ad8 │ │ │ │ ldr sl, [sp, #32] │ │ │ │ cmp sl, #0 │ │ │ │ - beq 8413c │ │ │ │ + beq 87fcc │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ + ldr r0, [r5, #28] │ │ │ │ cmp r1, #0 │ │ │ │ moveq r3, #5 │ │ │ │ movne r3, #1 │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - bl 241a0 │ │ │ │ + bl 240d8 │ │ │ │ subs r2, r0, #0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bne 841dc │ │ │ │ - ldr r2, [pc, #848] @ 843f8 │ │ │ │ + bne 8806c │ │ │ │ + ldr r2, [pc, #864] @ 88284 │ │ │ │ mov r1, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #4 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 24c8c │ │ │ │ - ldr r3, [pc, #808] @ 843fc │ │ │ │ + bl 24bb8 │ │ │ │ + ldr r3, [pc, #824] @ 88288 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 840e4 │ │ │ │ - bl 21d1c │ │ │ │ - ldr r0, [pc, #788] @ 84400 │ │ │ │ + beq 87f60 │ │ │ │ + bl 21c84 │ │ │ │ + ldr r0, [pc, #804] @ 8828c │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 216d4 │ │ │ │ - b 8410c │ │ │ │ - ldr r2, [pc, #772] @ 84404 │ │ │ │ + bl 2163c │ │ │ │ + b 87f88 │ │ │ │ + ldr r2, [pc, #788] @ 88290 │ │ │ │ mov r1, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #4 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r0, #0 │ │ │ │ - ldr r2, [pc, #752] @ 84408 │ │ │ │ - ldr r3, [pc, #688] @ 843cc │ │ │ │ + ldr r2, [pc, #768] @ 88294 │ │ │ │ + ldr r3, [pc, #704] @ 88258 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 843c4 │ │ │ │ + bne 88250 │ │ │ │ add sp, sp, #172 @ 0xac │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ str sl, [sp, #12] │ │ │ │ - ldr sl, [pc, #708] @ 8440c │ │ │ │ + ldr sl, [pc, #704] @ 88298 │ │ │ │ cmp r7, #0 │ │ │ │ add sl, pc, sl │ │ │ │ str r7, [sl, #32] │ │ │ │ - ble 84208 │ │ │ │ - ldr r9, [pc, #692] @ 84410 │ │ │ │ - ldr r8, [pc, #692] @ 84414 │ │ │ │ + ble 88098 │ │ │ │ + ldr r9, [pc, #688] @ 8829c │ │ │ │ + add r6, sl, #32 │ │ │ │ + add r5, sp, #132 @ 0x84 │ │ │ │ + ldr r8, [pc, #680] @ 882a0 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ - add r6, sl, #36 @ 0x24 │ │ │ │ - add r5, sp, #132 @ 0x84 │ │ │ │ - b 84180 │ │ │ │ + b 88010 │ │ │ │ ldr r3, [sl, #32] │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r3, r4 │ │ │ │ - ble 84208 │ │ │ │ + ble 88098 │ │ │ │ mov r3, #30 │ │ │ │ - mov r1, r3 │ │ │ │ mov r2, #1 │ │ │ │ + str r9, [sp] │ │ │ │ + mov r1, r3 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #4] │ │ │ │ - str r9, [sp] │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ mov r2, #0 │ │ │ │ - str r2, [sp] │ │ │ │ mov r3, #2 │ │ │ │ - ldr r0, [sl, #28] │ │ │ │ - mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ - bl 24af4 │ │ │ │ + str r2, [sp] │ │ │ │ + mov r2, r8 │ │ │ │ + ldr r0, [sl, #28] │ │ │ │ + bl 24a20 │ │ │ │ cmp r0, #0 │ │ │ │ - str r0, [r6], #4 │ │ │ │ - bne 84170 │ │ │ │ - ldr r2, [pc, #588] @ 84418 │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + bne 88000 │ │ │ │ + ldr r2, [pc, #584] @ 882a4 │ │ │ │ mov r1, r0 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #4 │ │ │ │ - bl ab6e0 │ │ │ │ - b 840b4 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 87f30 │ │ │ │ ldr r3, [r2] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 840a0 │ │ │ │ + beq 87f1c │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [r2, #4]! │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r1, #0 │ │ │ │ - bne 841ec │ │ │ │ + bne 8807c │ │ │ │ cmp r7, r3 │ │ │ │ movge r7, r3 │ │ │ │ - b 84140 │ │ │ │ - ldr r6, [pc, #524] @ 8441c │ │ │ │ + b 87fd0 │ │ │ │ + ldr r6, [pc, #520] @ 882a8 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r0, [r6, #28] │ │ │ │ - bl 21914 │ │ │ │ + bl 2187c │ │ │ │ subs r4, r0, #0 │ │ │ │ - bne 84394 │ │ │ │ - ldr r3, [r6, #32] │ │ │ │ + bne 88220 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ + ldr r3, [r6, #32] │ │ │ │ cmp r2, #0 │ │ │ │ cmpne r3, #0 │ │ │ │ - ble 8427c │ │ │ │ + ble 8810c │ │ │ │ sub r5, r2, #4 │ │ │ │ - add r8, r6, #36 @ 0x24 │ │ │ │ + add r8, r6, #32 │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ ldr r9, [r6, #28] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 8427c │ │ │ │ - ldr r0, [r8], #4 │ │ │ │ - bl 24380 │ │ │ │ + beq 8810c │ │ │ │ + ldr r0, [r8, #4]! │ │ │ │ + bl 242b8 │ │ │ │ ldr r2, [r5] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 24464 │ │ │ │ + bl 2439c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 843ac │ │ │ │ + bne 88238 │ │ │ │ ldr r3, [r6, #32] │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r3, r4 │ │ │ │ - bgt 8423c │ │ │ │ - ldr r5, [pc, #412] @ 84420 │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - bl 24044 │ │ │ │ - ldr r1, [r5, #36] @ 0x24 │ │ │ │ - mov r6, r0 │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - bl 23da4 │ │ │ │ + bgt 880cc │ │ │ │ + ldr r6, [pc, #408] @ 882ac │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r0, [r6, #28] │ │ │ │ + bl 23f7c │ │ │ │ + ldr r1, [r6, #36] @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - bl 22340 │ │ │ │ - vmov s14, r6 │ │ │ │ + ldr r0, [r6, #28] │ │ │ │ + bl 23cdc │ │ │ │ + mov r5, r0 │ │ │ │ + ldr r0, [r6, #28] │ │ │ │ + bl 2229c │ │ │ │ + add r5, r5, r0 │ │ │ │ + vmov s14, r4 │ │ │ │ mov r3, #0 │ │ │ │ - str r3, [r5, #16] │ │ │ │ - vcvt.f32.s32 s13, s14 │ │ │ │ - ldr r3, [pc, #356] @ 84424 │ │ │ │ mov r2, #29 │ │ │ │ - mov r1, #131072 @ 0x20000 │ │ │ │ - add r4, r4, r0 │ │ │ │ - vmov s15, r4 │ │ │ │ + mov r1, #16384 @ 0x4000 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ + vmov s15, r5 │ │ │ │ + str r3, [r6, #16] │ │ │ │ + ldr r3, [pc, #336] @ 882b0 │ │ │ │ + vcvt.f32.s32 s13, s14 │ │ │ │ vcvt.f32.u32 s15, s15 │ │ │ │ vdiv.f32 s14, s15, s13 │ │ │ │ - vstr s14, [r5, #8] │ │ │ │ + vstr s14, [r6, #8] │ │ │ │ ldr r3, [fp, r3] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - mul r7, r6, r7 │ │ │ │ + stm r3, {r4, r7} │ │ │ │ + mul r4, r4, r7 │ │ │ │ str r2, [r3, #8] │ │ │ │ - lsl r7, r7, #2 │ │ │ │ - mov r2, #16384 @ 0x4000 │ │ │ │ - str r6, [r3] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - bl 24c8c │ │ │ │ + mov r2, #131072 @ 0x20000 │ │ │ │ + str r1, [r3, #16] │ │ │ │ + lsl r4, r4, #2 │ │ │ │ + str r4, [r3, #12] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ mov r0, #1 │ │ │ │ - b 84110 │ │ │ │ - ldr r2, [pc, #256] @ 84428 │ │ │ │ + b 87f8c │ │ │ │ + ldr r2, [pc, #256] @ 882b4 │ │ │ │ mov r3, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #4 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - b 840b4 │ │ │ │ - ldr r2, [pc, #224] @ 8442c │ │ │ │ + b 87f30 │ │ │ │ + ldr r2, [pc, #224] @ 882b8 │ │ │ │ mov r1, r0 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #4 │ │ │ │ - bl ab6e0 │ │ │ │ - b 84338 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 881c4 │ │ │ │ mov r0, #40 @ 0x28 │ │ │ │ - bl 24020 │ │ │ │ + bl 23f58 │ │ │ │ mov r5, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ - bl 21fb0 │ │ │ │ - ldr r3, [pc, #184] @ 84430 │ │ │ │ + bl 21f18 │ │ │ │ + ldr r3, [pc, #184] @ 882bc │ │ │ │ mov r1, r6 │ │ │ │ - add r3, pc, r3 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 21bf0 <__sprintf_chk@plt> │ │ │ │ + add r3, pc, r3 │ │ │ │ + bl 21b58 <__sprintf_chk@plt> │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - b 84018 │ │ │ │ - ldr r2, [pc, #152] @ 84434 │ │ │ │ + b 87e94 │ │ │ │ + ldr r2, [pc, #152] @ 882c0 │ │ │ │ mov r1, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #4 │ │ │ │ - bl ab6e0 │ │ │ │ - b 840b4 │ │ │ │ - ldr r2, [pc, #132] @ 84438 │ │ │ │ - mov r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 87f30 │ │ │ │ + ldr r2, [pc, #132] @ 882c4 │ │ │ │ + mov r1, #0 │ │ │ │ mov r0, #4 │ │ │ │ - bl ab6e0 │ │ │ │ - b 840b4 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq sl, fp, r0, lsr #7 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - strdeq r9, [ip], -r8 @ │ │ │ │ - andseq r6, r4, ip, ror r7 │ │ │ │ - andseq r8, r5, r0, ror r4 │ │ │ │ - andseq ip, r7, r4, lsr #1 │ │ │ │ - andseq r6, r4, r4, asr fp │ │ │ │ - eoreq sl, fp, r0, ror #5 │ │ │ │ - andseq r8, r5, ip, asr r4 │ │ │ │ - andeq r1, r0, r4, lsr #20 │ │ │ │ - eoreq r9, ip, r0, lsr r5 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - andseq r8, r5, r8, ror r5 │ │ │ │ - mlaeq ip, r4, r4, r9 │ │ │ │ - eoreq r9, ip, ip, ror r4 │ │ │ │ - andseq r8, r5, r8, lsl #6 │ │ │ │ - eoreq sl, fp, r8, lsr #3 │ │ │ │ - eoreq r9, ip, ip, lsl r4 │ │ │ │ - andseq r8, r5, r8, ror #9 │ │ │ │ - andseq r8, r5, ip, ror #9 │ │ │ │ - mulseq r5, r8, r4 │ │ │ │ - eoreq r9, ip, r8, asr r3 │ │ │ │ - eoreq r9, ip, r4, ror #5 │ │ │ │ - andeq r1, r0, r4, asr #12 │ │ │ │ - andseq r8, r5, r4, lsr #5 │ │ │ │ - @ instruction: 0x001582b8 │ │ │ │ - andseq r8, r5, ip, ror r2 │ │ │ │ - andseq r8, r5, ip, ror #5 │ │ │ │ - andseq r8, r5, ip, ror #5 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 87f30 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eoreq r6, sp, r8, lsl r5 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eoreq r6, sp, ip, lsl #10 │ │ │ │ + andseq r4, r5, r0, lsr #23 │ │ │ │ + andseq sl, r8, r0, asr #9 │ │ │ │ + andseq r6, r6, r0, lsr #16 │ │ │ │ + eoreq r5, lr, r4, lsr r7 │ │ │ │ + @ instruction: 0x00154ef4 │ │ │ │ + @ instruction: 0x001667f8 │ │ │ │ + andeq r1, r0, r0, lsl sl │ │ │ │ + strhteq r5, [lr], -r4 │ │ │ │ + andeq r0, r0, r0, ror #7 │ │ │ │ + andseq r6, r6, r8, asr #18 │ │ │ │ + eoreq r5, lr, r8, lsl r6 │ │ │ │ + eoreq r5, lr, r0, lsl #12 │ │ │ │ + @ instruction: 0x001666d8 │ │ │ │ + eoreq r6, sp, ip, lsr r3 │ │ │ │ + eoreq r5, lr, ip, lsl #11 │ │ │ │ + andseq r6, r6, r0, lsr #17 │ │ │ │ + andseq r6, r6, r4, lsr #17 │ │ │ │ + andseq r6, r6, r4, asr r8 │ │ │ │ + eoreq r5, lr, r8, asr #9 │ │ │ │ + eoreq r5, lr, r4, asr r4 │ │ │ │ + andeq r1, r0, r0, lsr r6 │ │ │ │ + andseq r6, r6, r0, ror #12 │ │ │ │ + andseq r6, r6, r8, ror r6 │ │ │ │ + andseq r6, r6, r4, lsr r6 │ │ │ │ + andseq r6, r6, ip, lsr #13 │ │ │ │ + andseq r6, r6, ip, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ - str r0, [ip, #4008] @ 0xfa8 │ │ │ │ - ldr sl, [pc, #688] @ 84704 │ │ │ │ - ldr r2, [pc, #688] @ 84708 │ │ │ │ - ldr r3, [pc, #688] @ 8470c │ │ │ │ - add sl, pc, sl │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ + str r0, [ip, #3992] @ 0xf98 │ │ │ │ + ldr r3, [pc, #708] @ 885b4 │ │ │ │ + sub sp, sp, #68 @ 0x44 │ │ │ │ + mov r8, r0 │ │ │ │ + ldr r9, [pc, #700] @ 885b8 │ │ │ │ + ldr r2, [pc, #700] @ 885bc │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r3, [pc, #688] @ 885c0 │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r4, [sl, #32] │ │ │ │ - ldr r9, [pc, #676] @ 84710 │ │ │ │ + ldr r4, [r9, #32] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - sub sp, sp, #56 @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ - add r9, pc, r9 │ │ │ │ - mov r8, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ mov r3, #0 │ │ │ │ - ble 84634 │ │ │ │ - add r7, sl, #32 │ │ │ │ - add r6, sp, #16 │ │ │ │ + ble 884ec │ │ │ │ + add sl, sp, #28 │ │ │ │ + add fp, r9, #36 @ 0x24 │ │ │ │ mov r5, #0 │ │ │ │ - ldr r0, [r7, #4]! │ │ │ │ + mov r6, sl │ │ │ │ + mov r7, sl │ │ │ │ + ldr r0, [fp], #4 │ │ │ │ mov r1, r8 │ │ │ │ - bl 248e4 │ │ │ │ - ldr r4, [sl, #32] │ │ │ │ add r5, r5, #1 │ │ │ │ + bl 24810 │ │ │ │ + ldr r4, [r9, #32] │ │ │ │ + str r0, [r7], #4 │ │ │ │ cmp r4, r5 │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - bgt 84498 │ │ │ │ - ldr r3, [sl] │ │ │ │ + bgt 88340 │ │ │ │ + ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 844d0 │ │ │ │ - ldr r3, [sl, #24] │ │ │ │ + bne 88378 │ │ │ │ + ldr r3, [r9, #24] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 845d4 │ │ │ │ + beq 88490 │ │ │ │ cmp r4, #0 │ │ │ │ - addgt r5, sp, #20 │ │ │ │ - lslgt r6, r8, #2 │ │ │ │ - addgt r4, r5, r4, lsl #2 │ │ │ │ - ble 844fc │ │ │ │ - ldr r0, [r5], #4 │ │ │ │ - mov r2, r6 │ │ │ │ + addgt r4, sl, r4, lsl #2 │ │ │ │ + lslgt r5, r8, #2 │ │ │ │ + ble 883a0 │ │ │ │ + ldr r0, [r6], #4 │ │ │ │ + mov r2, r5 │ │ │ │ mov r1, #0 │ │ │ │ - bl 24368 │ │ │ │ - cmp r4, r5 │ │ │ │ - bne 844e4 │ │ │ │ - ldr r4, [pc, #528] @ 84714 │ │ │ │ + bl 242a0 │ │ │ │ + cmp r4, r6 │ │ │ │ + bne 88388 │ │ │ │ + ldr r4, [pc, #540] @ 885c4 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 84540 │ │ │ │ - ldr r2, [pc, #512] @ 84718 │ │ │ │ - ldr r3, [pc, #496] @ 8470c │ │ │ │ + bne 883f8 │ │ │ │ + ldr r2, [pc, #524] @ 885c8 │ │ │ │ + ldr r3, [pc, #512] @ 885c0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 846e8 │ │ │ │ + bne 88598 │ │ │ │ mov r0, #0 │ │ │ │ - add sp, sp, #56 @ 0x38 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - bl 15a024 │ │ │ │ - vldr s14, [pc, #436] @ 84700 │ │ │ │ - vldr d5, [pc, #416] @ 846f0 │ │ │ │ - vmov s15, r0 │ │ │ │ - vcvt.f32.u32 s15, s15 │ │ │ │ - vdiv.f32 s13, s15, s14 │ │ │ │ - vldr s14, [r4, #20] │ │ │ │ - vldr s15, [r4, #16] │ │ │ │ - vadd.f32 s14, s14, s15 │ │ │ │ - vsub.f32 s14, s14, s13 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - vcmpe.f64 d7, d5 │ │ │ │ + add sp, sp, #68 @ 0x44 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + bl 167ca4 │ │ │ │ + vmov s14, r0 │ │ │ │ + vldr s15, [r4, #20] │ │ │ │ + vldr s13, [r4, #16] │ │ │ │ + vldr s12, [pc, #416] @ 885b0 │ │ │ │ + vldr d17, [pc, #396] @ 885a0 │ │ │ │ + vcvt.f32.u32 s14, s14 │ │ │ │ + vadd.f32 s15, s15, s13 │ │ │ │ + vdiv.f32 s13, s14, s12 │ │ │ │ + vsub.f32 s15, s15, s13 │ │ │ │ + vcvt.f64.f32 d16, s15 │ │ │ │ + vcmpe.f64 d16, d17 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble 8459c │ │ │ │ - vldr d5, [pc, #376] @ 846f8 │ │ │ │ - vcmpe.f64 d7, d5 │ │ │ │ + ble 88454 │ │ │ │ + vldr d17, [pc, #368] @ 885a8 │ │ │ │ + vcmpe.f64 d16, d17 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bpl 8459c │ │ │ │ + bpl 88454 │ │ │ │ vldr s14, [r4, #16] │ │ │ │ vldr s15, [r4, #20] │ │ │ │ vadd.f32 s15, s15, s14 │ │ │ │ vstr s15, [r4, #20] │ │ │ │ - b 845a8 │ │ │ │ - ldr r3, [pc, #376] @ 8471c │ │ │ │ + b 88460 │ │ │ │ + ldr r3, [pc, #368] @ 885cc │ │ │ │ add r3, pc, r3 │ │ │ │ vstr s13, [r3, #20] │ │ │ │ - ldr r3, [pc, #368] @ 84720 │ │ │ │ + ldr r1, [sp, #4] │ │ │ │ vmov s15, r8 │ │ │ │ - ldr r2, [r9, r3] │ │ │ │ - ldr r3, [pc, #360] @ 84724 │ │ │ │ + ldr r2, [pc, #352] @ 885d0 │ │ │ │ + ldr r3, [pc, #352] @ 885d4 │ │ │ │ + ldr r2, [r1, r2] │ │ │ │ + add r3, pc, r3 │ │ │ │ vcvt.f32.u32 s13, s15 │ │ │ │ vldr s15, [r2] │ │ │ │ - add r3, pc, r3 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vdiv.f32 s14, s13, s15 │ │ │ │ vstr s14, [r3, #16] │ │ │ │ - b 84510 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - str r3, [sp, #16] │ │ │ │ + b 883b4 │ │ │ │ + lsl r6, r8, #2 │ │ │ │ + ldr r0, [r9, #4] │ │ │ │ + str r3, [sp, #20] │ │ │ │ + str r3, [sp, #24] │ │ │ │ mul r3, r4, r8 │ │ │ │ - ldr r0, [sl, #4] │ │ │ │ + str sl, [sp, #12] │ │ │ │ + str r4, [sp, #16] │ │ │ │ lsl r3, r3, #2 │ │ │ │ - add r5, sp, #20 │ │ │ │ - str r3, [sp] │ │ │ │ - str r4, [sp, #8] │ │ │ │ - str r5, [sp, #4] │ │ │ │ - bl 21fe0 │ │ │ │ - lsl r7, r8, #2 │ │ │ │ - mul r3, r7, r4 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + bl 21f48 │ │ │ │ + mul r3, r6, r4 │ │ │ │ + mov r5, r0 │ │ │ │ cmp r0, r3 │ │ │ │ - mov r6, r0 │ │ │ │ - bcc 846c0 │ │ │ │ - ldr r2, [pc, #272] @ 84728 │ │ │ │ - ldr r1, [pc, #272] @ 8472c │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r2, #4] │ │ │ │ - mov r3, sp │ │ │ │ - add r2, sp, #4 │ │ │ │ + bcc 88570 │ │ │ │ + ldr r1, [pc, #264] @ 885d8 │ │ │ │ + add r3, sp, #8 │ │ │ │ + add r2, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 21c80 │ │ │ │ - b 844fc │ │ │ │ - ldr r3, [sl] │ │ │ │ + ldr r0, [r1, #4] │ │ │ │ + ldr r1, [pc, #248] @ 885dc │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 21be8 │ │ │ │ + b 883a0 │ │ │ │ + ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 844fc │ │ │ │ - ldr r3, [sl, #24] │ │ │ │ + bne 883a0 │ │ │ │ + ldr r3, [r9, #24] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 844fc │ │ │ │ - mul r5, r4, r8 │ │ │ │ + bne 883a0 │ │ │ │ + mul r6, r4, r0 │ │ │ │ + ldr r0, [r9, #4] │ │ │ │ + str r3, [sp, #20] │ │ │ │ + str r3, [sp, #24] │ │ │ │ + add r3, sp, #28 │ │ │ │ + lsl r6, r6, #2 │ │ │ │ + str r6, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ - lsl r5, r5, #2 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r0, [sl, #4] │ │ │ │ - add r3, sp, #20 │ │ │ │ - str r4, [sp, #8] │ │ │ │ - str r5, [sp] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - bl 21fe0 │ │ │ │ - cmp r0, r5 │ │ │ │ - mov r6, r0 │ │ │ │ - bcs 84610 │ │ │ │ - mov r1, r4 │ │ │ │ - lsr r0, r6, #2 │ │ │ │ - blx 1c6290 │ │ │ │ - ldr r5, [pc, #156] @ 84730 │ │ │ │ - ldr r1, [pc, #156] @ 84734 │ │ │ │ - add r5, pc, r5 │ │ │ │ - mov r3, sp │ │ │ │ + str r4, [sp, #16] │ │ │ │ + bl 21f48 │ │ │ │ + cmp r0, r6 │ │ │ │ + mov r5, r0 │ │ │ │ + bcs 884c8 │ │ │ │ + lsr r5, r5, #2 │ │ │ │ + ldr r6, [pc, #156] @ 885e0 │ │ │ │ + add r3, sp, #8 │ │ │ │ + add r2, sp, #12 │ │ │ │ + ldr r1, [pc, #148] @ 885e4 │ │ │ │ + udiv r4, r5, r4 │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r0, [r6, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ - add r2, sp, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - bl 21c80 │ │ │ │ + bl 21be8 │ │ │ │ cmp r8, r4 │ │ │ │ movhi r3, #1 │ │ │ │ - strhi r3, [r5, #24] │ │ │ │ - b 844fc │ │ │ │ + strhi r3, [r6, #24] │ │ │ │ + b 883a0 │ │ │ │ cmp r4, #0 │ │ │ │ - addgt sl, r5, r4, lsl #2 │ │ │ │ - ble 84680 │ │ │ │ - ldr r0, [r5], #4 │ │ │ │ - mov r2, r7 │ │ │ │ + addgt r7, sl, r4, lsl #2 │ │ │ │ + ble 88538 │ │ │ │ + ldr r0, [sl], #4 │ │ │ │ + mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ - bl 24368 │ │ │ │ - cmp sl, r5 │ │ │ │ - bne 846cc │ │ │ │ - b 84680 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ + bl 242a0 │ │ │ │ + cmp r7, sl │ │ │ │ + bne 8857c │ │ │ │ + b 88538 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ nop {0} │ │ │ │ rscsle sl, r1, #252, 18 @ 0x3f0000 │ │ │ │ svclt 0x0060624d │ │ │ │ rscsle sl, r1, #252, 18 @ 0x3f0000 │ │ │ │ svccc 0x0060624d │ │ │ │ ldmdbmi r4!, {sl, sp}^ │ │ │ │ - eoreq r9, ip, ip, lsl #2 │ │ │ │ - eoreq r9, fp, r4, ror #28 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq r9, fp, ip, asr #28 │ │ │ │ - eoreq r9, ip, r4, rrx │ │ │ │ - eoreq r9, fp, r8, lsr #27 │ │ │ │ - eoreq r8, ip, r4, asr #31 │ │ │ │ - andeq r1, r0, r4, asr #12 │ │ │ │ - eoreq r8, ip, r4, lsr #31 │ │ │ │ - eoreq r8, ip, ip, asr #30 │ │ │ │ - @ instruction: 0xfffff698 │ │ │ │ - ldrdeq r8, [ip], -r0 @ │ │ │ │ - @ instruction: 0xfffff624 │ │ │ │ + ldrdeq r5, [sp], -r4 @ │ │ │ │ + eoreq r5, lr, r0, ror #4 │ │ │ │ + eoreq r5, sp, r4, asr #31 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eoreq r5, lr, r0, asr #3 │ │ │ │ + eoreq r5, sp, r4, lsl pc │ │ │ │ + eoreq r5, lr, ip, lsl #2 │ │ │ │ + andeq r1, r0, r0, lsr r6 │ │ │ │ + strdeq r5, [lr], -r0 @ │ │ │ │ + mlaeq lr, r0, r0, r5 │ │ │ │ + @ instruction: 0xfffff600 │ │ │ │ + eoreq r5, lr, r4, lsl r0 │ │ │ │ + @ instruction: 0xfffff588 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 8478c │ │ │ │ - ldr r4, [pc, #88] @ 847b0 │ │ │ │ + beq 8864c │ │ │ │ + ldr r4, [pc, #100] @ 88670 │ │ │ │ mov r3, #1 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ str r3, [r4] │ │ │ │ - bl 24188 │ │ │ │ + bl 240c0 │ │ │ │ mov r3, #0 │ │ │ │ - ldr r0, [pc, #64] @ 847b4 │ │ │ │ + movw r0, #34464 @ 0x86a0 │ │ │ │ + movt r0, #1 │ │ │ │ str r3, [r4] │ │ │ │ - bl 159f6c │ │ │ │ + bl 167bec │ │ │ │ ldr r0, [r4, #28] │ │ │ │ - bl 21d1c │ │ │ │ + bl 21c84 │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ add r0, r4, #4 │ │ │ │ - pop {r4, lr} │ │ │ │ - b 216d4 │ │ │ │ - bl 83d60 │ │ │ │ - vldr s15, [pc, #20] @ 847ac │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #8 │ │ │ │ + b 2163c │ │ │ │ + bl 87b9c │ │ │ │ + vldr s15, [pc, #20] @ 8866c │ │ │ │ vmul.f32 s0, s0, s15 │ │ │ │ vmul.f32 s0, s0, s15 │ │ │ │ vcvt.s32.f32 s15, s0 │ │ │ │ vmov r0, s15 │ │ │ │ - bl 159f6c │ │ │ │ - b 84750 │ │ │ │ + bl 167bec │ │ │ │ + b 88604 │ │ │ │ ldrbtmi r0, [sl], #-0 │ │ │ │ - eoreq r8, ip, ip, lsl #28 │ │ │ │ - andeq r8, r1, r0, lsr #13 │ │ │ │ + eoreq r4, lr, r8, asr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ - ldr r2, [pc, #428] @ 8497c │ │ │ │ - ldr r3, [pc, #428] @ 84980 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ + ldr r2, [pc, #448] @ 88858 │ │ │ │ sub sp, sp, #24 │ │ │ │ subs r4, r0, #0 │ │ │ │ + ldr r3, [pc, #440] @ 8885c │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - beq 848f4 │ │ │ │ - ldr r2, [pc, #396] @ 84984 │ │ │ │ + beq 887d0 │ │ │ │ + ldr r2, [pc, #416] @ 88860 │ │ │ │ mov r3, r4 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #6 │ │ │ │ mov r0, #28 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ mov r0, r4 │ │ │ │ - bl 226a0 │ │ │ │ + bl 225fc │ │ │ │ subs r5, r0, #0 │ │ │ │ - blt 84948 │ │ │ │ - ldr r8, [pc, #356] @ 84988 │ │ │ │ - ldr r7, [pc, #356] @ 8498c │ │ │ │ + blt 88824 │ │ │ │ + ldr r8, [pc, #376] @ 88864 │ │ │ │ + add r6, sp, #12 │ │ │ │ + ldr r7, [pc, #372] @ 88868 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ - add r6, sp, #12 │ │ │ │ mov r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ rsb r2, r1, #8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r6, r1 │ │ │ │ - bl 235f4 │ │ │ │ + bl 23538 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 84884 │ │ │ │ + blt 88750 │ │ │ │ add r4, r4, r0 │ │ │ │ cmp r4, #7 │ │ │ │ mov r1, r4 │ │ │ │ - ble 84838 │ │ │ │ + ble 88700 │ │ │ │ ldrb r3, [sp, #18] │ │ │ │ cmp r3, #1 │ │ │ │ - beq 848d4 │ │ │ │ + beq 887b0 │ │ │ │ cmp r3, #2 │ │ │ │ - ldrbeq r3, [sp, #19] │ │ │ │ - ldrsheq r2, [sp, #16] │ │ │ │ - addeq r3, r8, r3, lsl #2 │ │ │ │ - streq r2, [r3, #4] │ │ │ │ - b 84830 │ │ │ │ - bl 23b70 <__errno_location@plt> │ │ │ │ + bne 886f8 │ │ │ │ + ldrb r3, [sp, #19] │ │ │ │ + ldrsh r2, [sp, #16] │ │ │ │ + add r3, r8, r3, lsl #2 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + b 886f8 │ │ │ │ + bl 23aa8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #4 │ │ │ │ - beq 848ec │ │ │ │ + beq 887c8 │ │ │ │ cmp r0, #11 │ │ │ │ - bne 84900 │ │ │ │ + bne 887dc │ │ │ │ cmp r4, #0 │ │ │ │ - bne 8492c │ │ │ │ - ldr r2, [pc, #228] @ 84990 │ │ │ │ - ldr r3, [pc, #208] @ 84980 │ │ │ │ + bne 88808 │ │ │ │ + ldr r2, [pc, #244] @ 8886c │ │ │ │ + ldr r3, [pc, #224] @ 8885c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 84978 │ │ │ │ + bne 88854 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #24 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r3, [r7] │ │ │ │ ldrsh r1, [sp, #16] │ │ │ │ ldrb r2, [sp, #19] │ │ │ │ orr r3, r3, r1, lsl r2 │ │ │ │ str r3, [r7] │ │ │ │ - b 84830 │ │ │ │ + b 886f8 │ │ │ │ mov r1, r4 │ │ │ │ - b 84838 │ │ │ │ - ldr r4, [pc, #152] @ 84994 │ │ │ │ + b 88700 │ │ │ │ + ldr r4, [pc, #152] @ 88870 │ │ │ │ add r4, pc, r4 │ │ │ │ - b 847f0 │ │ │ │ - bl 23a8c │ │ │ │ - ldr r2, [pc, #140] @ 84998 │ │ │ │ - mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ + b 886b8 │ │ │ │ + bl 239c4 │ │ │ │ + ldr r2, [pc, #140] @ 88874 │ │ │ │ mov r3, r0 │ │ │ │ + mov r1, #1 │ │ │ │ mov r0, #28 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r0, r5 │ │ │ │ - bl 21cec │ │ │ │ + bl 21c54 │ │ │ │ mvn r5, #0 │ │ │ │ - b 848a4 │ │ │ │ - ldr r2, [pc, #104] @ 8499c │ │ │ │ + b 88770 │ │ │ │ + ldr r2, [pc, #104] @ 88878 │ │ │ │ mov r3, r4 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, #28 │ │ │ │ - bl ab6e0 │ │ │ │ - b 848a4 │ │ │ │ - bl 23b70 <__errno_location@plt> │ │ │ │ - ldr r0, [r0] │ │ │ │ - bl 23a8c │ │ │ │ - ldr r2, [pc, #68] @ 849a0 │ │ │ │ - mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r3, r4 │ │ │ │ + bl b155c │ │ │ │ + b 88770 │ │ │ │ + bl 23aa8 <__errno_location@plt> │ │ │ │ + ldr r0, [r0] │ │ │ │ + bl 239c4 │ │ │ │ + ldr r2, [pc, #68] @ 8887c │ │ │ │ mov ip, r0 │ │ │ │ - str ip, [sp] │ │ │ │ + mov r3, r4 │ │ │ │ + mov r1, #1 │ │ │ │ mov r0, #28 │ │ │ │ - bl ab6e0 │ │ │ │ - b 84924 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - strdeq r9, [fp], -r0 @ │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - andseq r7, r5, r8, lsr pc │ │ │ │ - eoreq r8, ip, r4, lsl #27 │ │ │ │ - eoreq r8, ip, r0, lsl #27 │ │ │ │ - eoreq r9, fp, r4, lsl sl │ │ │ │ - andseq r7, r5, r8, lsr #28 │ │ │ │ - andseq r7, r5, r4, ror #28 │ │ │ │ - andseq r7, r5, r8, ror #28 │ │ │ │ - @ instruction: 0x00157df0 │ │ │ │ + str ip, [sp] │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 88800 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eoreq r5, sp, r0, lsr ip │ │ │ │ + muleq r0, ip, ip │ │ │ │ + @ instruction: 0x001662b8 │ │ │ │ + strhteq r4, [lr], -r8 │ │ │ │ + strhteq r4, [lr], -r4 │ │ │ │ + eoreq r5, sp, r8, asr fp │ │ │ │ + mulseq r6, ip, r1 │ │ │ │ + @ instruction: 0x001661d0 │ │ │ │ + @ instruction: 0x001661d4 │ │ │ │ + andseq r6, r6, r4, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ + strd r4, [sp, #-20]! @ 0xffffffec │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str lr, [sp, #16] │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ - ldr r2, [pc, #704] @ 84c7c │ │ │ │ - ldr r3, [pc, #704] @ 84c80 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ + ldr r2, [pc, #716] @ 88b6c │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, #0 │ │ │ │ + add r7, sp, #4 │ │ │ │ mov r6, r0 │ │ │ │ + ldr r3, [pc, #700] @ 88b70 │ │ │ │ mov r1, r5 │ │ │ │ - add r7, sp, #4 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ rsb r2, r1, #8 │ │ │ │ mov r0, r6 │ │ │ │ add r1, r7, r1 │ │ │ │ - bl 235f4 │ │ │ │ + bl 23538 │ │ │ │ subs r4, r0, #0 │ │ │ │ - ble 84a60 │ │ │ │ + ble 88944 │ │ │ │ add r5, r5, r4 │ │ │ │ cmp r5, #7 │ │ │ │ mov r1, r5 │ │ │ │ - ble 849e4 │ │ │ │ + ble 888c8 │ │ │ │ ldrb r3, [sp, #10] │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ - bne 84bc8 │ │ │ │ + bne 88ab8 │ │ │ │ tst r3, #1 │ │ │ │ - beq 84b20 │ │ │ │ - ldr r3, [pc, #604] @ 84c84 │ │ │ │ - ldrb r0, [sp, #11] │ │ │ │ + beq 88a10 │ │ │ │ + ldr r3, [pc, #616] @ 88b74 │ │ │ │ + ldrb r2, [sp, #11] │ │ │ │ + ldrsh r1, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldrsh r2, [sp, #8] │ │ │ │ - mov r1, #1 │ │ │ │ - bic r3, r3, r1, lsl r0 │ │ │ │ - ldr r1, [pc, #580] @ 84c88 │ │ │ │ - orr r3, r3, r2, lsl r0 │ │ │ │ - add r0, r0, #268435456 @ 0x10000000 │ │ │ │ - add r1, pc, r1 │ │ │ │ - cmp r2, #1 │ │ │ │ + mov r0, #1 │ │ │ │ + ldr ip, [pc, #596] @ 88b78 │ │ │ │ + bic r3, r3, r0, lsl r2 │ │ │ │ + cmp r1, r0 │ │ │ │ + add r0, r2, #268435456 @ 0x10000000 │ │ │ │ + orr r3, r3, r1, lsl r2 │ │ │ │ add r0, r0, #404 @ 0x194 │ │ │ │ - orreq r0, r0, #536870912 @ 0x20000000 │ │ │ │ - str r3, [r1] │ │ │ │ - b 84aa0 │ │ │ │ - bl 23b70 <__errno_location@plt> │ │ │ │ + add ip, pc, ip │ │ │ │ + str r3, [ip] │ │ │ │ + bne 88984 │ │ │ │ + b 88a5c │ │ │ │ + bl 23aa8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #4 │ │ │ │ - beq 84b18 │ │ │ │ + beq 88a08 │ │ │ │ cmp r0, #11 │ │ │ │ - beq 84b10 │ │ │ │ + beq 88a00 │ │ │ │ cmp r4, #0 │ │ │ │ - bne 84acc │ │ │ │ - ldr r3, [pc, #516] @ 84c8c │ │ │ │ - ldr r2, [pc, #516] @ 84c90 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ + bne 889bc │ │ │ │ + ldr r3, [pc, #528] @ 88b7c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, #28 │ │ │ │ - bl ab6e0 │ │ │ │ + ldr r2, [pc, #520] @ 88b80 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mvn r0, #1 │ │ │ │ - ldr r2, [pc, #492] @ 84c94 │ │ │ │ - ldr r3, [pc, #468] @ 84c80 │ │ │ │ + ldr r2, [pc, #504] @ 88b84 │ │ │ │ + ldr r3, [pc, #480] @ 88b70 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 84c78 │ │ │ │ + bne 88b68 │ │ │ │ add sp, sp, #20 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 23a8c │ │ │ │ - ldr r2, [pc, #448] @ 84c98 │ │ │ │ - mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + add sp, sp, #16 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + bl 239c4 │ │ │ │ + ldr r2, [pc, #448] @ 88b88 │ │ │ │ mov r3, r0 │ │ │ │ + mov r1, #1 │ │ │ │ mov r0, #28 │ │ │ │ - bl ab6e0 │ │ │ │ - b 84a9c │ │ │ │ - ldr r3, [pc, #424] @ 84c9c │ │ │ │ - ldrb r0, [sp, #11] │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 88980 │ │ │ │ + ldr r3, [pc, #424] @ 88b8c │ │ │ │ + ldrb r2, [sp, #11] │ │ │ │ + ldrsh r1, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldrsh r2, [sp, #8] │ │ │ │ - asr r1, r3, r0 │ │ │ │ - and r1, r1, #1 │ │ │ │ - cmp r2, r1 │ │ │ │ - bne 84a34 │ │ │ │ + asr r0, r3, r2 │ │ │ │ + and r0, r0, #1 │ │ │ │ + cmp r1, r0 │ │ │ │ + bne 88918 │ │ │ │ mvn r0, #2 │ │ │ │ - b 84aa0 │ │ │ │ + b 88984 │ │ │ │ mov r1, r5 │ │ │ │ - b 849e4 │ │ │ │ + b 888c8 │ │ │ │ tst r3, #2 │ │ │ │ - beq 84c5c │ │ │ │ + beq 88b4c │ │ │ │ ldrb r2, [sp, #11] │ │ │ │ ldrsh r0, [sp, #8] │ │ │ │ - ldr r3, [pc, #360] @ 84ca0 │ │ │ │ + lsl ip, r2, #2 │ │ │ │ cmn r0, #500 @ 0x1f4 │ │ │ │ + ldr r3, [pc, #352] @ 88b90 │ │ │ │ add r3, pc, r3 │ │ │ │ - add r3, r3, r2, lsl #2 │ │ │ │ + add r3, r3, ip │ │ │ │ ldr r1, [r3, #4] │ │ │ │ - lsl ip, r2, #2 │ │ │ │ - blt 84b74 │ │ │ │ + blt 88a64 │ │ │ │ cmp r0, #500 @ 0x1f4 │ │ │ │ - ble 84b94 │ │ │ │ + ble 88a84 │ │ │ │ cmp r1, #1 │ │ │ │ - beq 84b10 │ │ │ │ + beq 88a00 │ │ │ │ add r0, r2, #192 @ 0xc0 │ │ │ │ mov r2, #1 │ │ │ │ lsl r0, r0, r2 │ │ │ │ str r2, [r3, #4] │ │ │ │ orr r0, r0, #536870912 @ 0x20000000 │ │ │ │ - b 84aa0 │ │ │ │ + b 88984 │ │ │ │ cmn r1, #1 │ │ │ │ - beq 84b10 │ │ │ │ + beq 88a00 │ │ │ │ movw r0, #385 @ 0x181 │ │ │ │ mvn r1, #0 │ │ │ │ add r0, r0, r2, lsl #1 │ │ │ │ - orr r0, r0, #536870912 @ 0x20000000 │ │ │ │ str r1, [r3, #4] │ │ │ │ - b 84aa0 │ │ │ │ + orr r0, r0, #536870912 @ 0x20000000 │ │ │ │ + b 88984 │ │ │ │ cmp r1, #0 │ │ │ │ - beq 84b10 │ │ │ │ - ldr r3, [pc, #256] @ 84ca4 │ │ │ │ + beq 88a00 │ │ │ │ + ldr r3, [pc, #256] @ 88b94 │ │ │ │ cmp r1, #1 │ │ │ │ movwne r0, #385 @ 0x181 │ │ │ │ - add r3, pc, r3 │ │ │ │ addeq r0, r2, #192 @ 0xc0 │ │ │ │ addne r0, r0, r2, lsl #1 │ │ │ │ - add r3, r3, ip │ │ │ │ mov r2, #0 │ │ │ │ lsleq r0, r0, #1 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r3, r3, ip │ │ │ │ str r2, [r3, #4] │ │ │ │ - b 84aa0 │ │ │ │ - ldr r2, [pc, #216] @ 84ca8 │ │ │ │ + b 88984 │ │ │ │ + ldr r2, [pc, #216] @ 88b98 │ │ │ │ mov r1, #2 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #28 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ ldrb r3, [sp, #10] │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ cmp r3, #1 │ │ │ │ strb r3, [sp, #10] │ │ │ │ - beq 84aec │ │ │ │ + beq 889dc │ │ │ │ cmp r3, #2 │ │ │ │ - bne 84a18 │ │ │ │ - ldr r3, [pc, #172] @ 84cac │ │ │ │ + bne 888fc │ │ │ │ + ldr r3, [pc, #172] @ 88b9c │ │ │ │ ldrb r2, [sp, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r2, lsl #2 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #1 │ │ │ │ - beq 84c4c │ │ │ │ + beq 88b3c │ │ │ │ cmn r3, #1 │ │ │ │ - beq 84c3c │ │ │ │ + beq 88b2c │ │ │ │ cmp r3, #0 │ │ │ │ - bne 84b2c │ │ │ │ + bne 88a1c │ │ │ │ ldrh r3, [sp, #8] │ │ │ │ add r3, r3, #500 @ 0x1f4 │ │ │ │ uxth r3, r3 │ │ │ │ cmp r3, #1000 @ 0x3e8 │ │ │ │ - bhi 84b2c │ │ │ │ - b 84b10 │ │ │ │ + bhi 88a1c │ │ │ │ + b 88a00 │ │ │ │ ldrsh r0, [sp, #8] │ │ │ │ cmn r0, #500 @ 0x1f4 │ │ │ │ - bge 84b30 │ │ │ │ - b 84b10 │ │ │ │ + bge 88a20 │ │ │ │ + b 88a00 │ │ │ │ ldrsh r0, [sp, #8] │ │ │ │ cmp r0, #500 @ 0x1f4 │ │ │ │ - ble 84b30 │ │ │ │ - b 84b10 │ │ │ │ - ldr r2, [pc, #76] @ 84cb0 │ │ │ │ + ble 88a20 │ │ │ │ + b 88a00 │ │ │ │ + ldr r2, [pc, #76] @ 88ba0 │ │ │ │ mov r0, #28 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #2 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mvn r0, #0 │ │ │ │ - b 84aa0 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq r9, fp, r4, lsl #18 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq r8, ip, r0, lsl #23 │ │ │ │ - eoreq r8, ip, r0, ror #22 │ │ │ │ - andseq r7, r5, r8, lsr sp │ │ │ │ - andseq r7, r5, r4, ror #25 │ │ │ │ - eoreq r9, fp, r8, lsl r8 │ │ │ │ - mulseq r5, r8, ip │ │ │ │ - strhteq r8, [ip], -r4 │ │ │ │ - eoreq r8, ip, r0, ror sl │ │ │ │ - eoreq r8, ip, r0, lsl #20 │ │ │ │ - @ instruction: 0x00157bf4 │ │ │ │ - eoreq r8, ip, r8, lsr #19 │ │ │ │ - andseq r7, r5, r0, lsr #23 │ │ │ │ + b 88984 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eoreq r5, sp, ip, lsl sl │ │ │ │ + muleq r0, ip, ip │ │ │ │ + mlaeq lr, r8, ip, r4 │ │ │ │ + eoreq r4, lr, r4, ror ip │ │ │ │ + mulseq r6, ip, r0 │ │ │ │ + andseq r6, r6, r8, asr #32 │ │ │ │ + eoreq r5, sp, r4, asr #18 │ │ │ │ + @ instruction: 0x00165ff0 │ │ │ │ + eoreq r4, lr, r0, asr #23 │ │ │ │ + eoreq r4, lr, ip, ror fp │ │ │ │ + eoreq r4, lr, r0, lsl #22 │ │ │ │ + andseq r5, r6, r0, asr pc │ │ │ │ + strhteq r4, [lr], -r8 │ │ │ │ + @ instruction: 0x00165efc │ │ │ │ bx lr │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #100 @ 0x64 │ │ │ │ movhi r0, #0 │ │ │ │ movls r0, #1 │ │ │ │ bx lr │ │ │ │ cmp r0, #2 │ │ │ │ - bne 84cec │ │ │ │ + bne 88be0 │ │ │ │ ldr r0, [r1] │ │ │ │ - ldr r3, [pc, #20] @ 84cf4 │ │ │ │ + movw r3, #16920 @ 0x4218 │ │ │ │ + movt r3, #21063 @ 0x5247 │ │ │ │ cmp r0, r3 │ │ │ │ moveq r0, #3 │ │ │ │ movne r0, #0 │ │ │ │ bx lr │ │ │ │ mvn r0, #2 │ │ │ │ bx lr │ │ │ │ - subpl r4, r7, #24, 4 @ 0x80000001 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r4, [pc, #32] @ 84d30 │ │ │ │ + ldr r4, [pc, #44] @ 88c34 │ │ │ │ mov r5, #0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ str r5, [r4] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ str r5, [r4, #4] │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - mlaeq ip, ip, ip, r8 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + eoreq r4, lr, r4, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #3896] @ 0xf38 │ │ │ │ - mov r8, r0 │ │ │ │ - ldr r0, [pc, #668] @ 84fec │ │ │ │ - ldr r4, [pc, #668] @ 84ff0 │ │ │ │ - ldr r3, [pc, #668] @ 84ff4 │ │ │ │ + ldr r1, [pc, #692] @ 88f10 │ │ │ │ sub sp, sp, #176 @ 0xb0 │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r3, [r0, r3] │ │ │ │ - add r4, pc, r4 │ │ │ │ - add r7, sp, #12 │ │ │ │ mov r2, #160 @ 0xa0 │ │ │ │ - mov r1, r4 │ │ │ │ + add r7, sp, #12 │ │ │ │ + mov r8, r0 │ │ │ │ + ldr r3, [pc, #676] @ 88f14 │ │ │ │ mov r0, r7 │ │ │ │ + mov r6, #0 │ │ │ │ + ldr r4, [pc, #668] @ 88f18 │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r5, [pc, #664] @ 88f1c │ │ │ │ + ldr r3, [r1, r3] │ │ │ │ + add r4, pc, r4 │ │ │ │ + mov r1, r4 │ │ │ │ + add r5, pc, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #172] @ 0xac │ │ │ │ mov r3, #0 │ │ │ │ - bl 22d0c │ │ │ │ - ldr ip, [pc, #620] @ 84ff8 │ │ │ │ - ldr r3, [pc, #620] @ 84ffc │ │ │ │ - ldr r2, [pc, #620] @ 85000 │ │ │ │ - add ip, pc, ip │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str ip, [sp] │ │ │ │ + bl 22c68 │ │ │ │ + ldr r2, [pc, #632] @ 88f20 │ │ │ │ mov r1, #6 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - mov r0, #1 │ │ │ │ - mov r1, #100 @ 0x64 │ │ │ │ - strd r0, [r4, #160] @ 0xa0 │ │ │ │ - mov r1, #1000 @ 0x3e8 │ │ │ │ - mov r0, #75 @ 0x4b │ │ │ │ - strd r0, [r4, #168] @ 0xa8 │ │ │ │ - ldr r5, [pc, #568] @ 85004 │ │ │ │ - ldr r0, [pc, #568] @ 85008 │ │ │ │ - add r5, pc, r5 │ │ │ │ - mov r6, #0 │ │ │ │ - add r0, pc, r0 │ │ │ │ + ldr r3, [pc, #624] @ 88f24 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [sp] │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #612] @ 88f28 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + mov r3, #1 │ │ │ │ + ldr r0, [pc, #600] @ 88f2c │ │ │ │ + mov r2, #100 @ 0x64 │ │ │ │ str r6, [r5, #8] │ │ │ │ + str r3, [r4, #160] @ 0xa0 │ │ │ │ + mov r3, #75 @ 0x4b │ │ │ │ str r6, [r5, #12] │ │ │ │ - bl 21f74 │ │ │ │ + strd r2, [r4, #164] @ 0xa4 │ │ │ │ + mov r3, #1000 @ 0x3e8 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r3, [r4, #172] @ 0xac │ │ │ │ + bl 21edc │ │ │ │ + mov r3, r0 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [r5] │ │ │ │ - mov r3, r0 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [r5, #4] │ │ │ │ - bl b2344 │ │ │ │ + bl b87d4 │ │ │ │ subs r7, r0, #0 │ │ │ │ - bne 84fe0 │ │ │ │ + bne 88f04 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r3, r6 │ │ │ │ - bne 84fc8 │ │ │ │ - ldr r0, [pc, #500] @ 8500c │ │ │ │ + bne 88eec │ │ │ │ + ldr r0, [pc, #516] @ 88f30 │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r3, [pc, #496] @ 85010 │ │ │ │ - ldr r2, [pc, #496] @ 85014 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r0, [sp] │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #512] @ 88f34 │ │ │ │ mov r1, #4 │ │ │ │ + str r0, [sp] │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r3, [pc, #472] @ 85018 │ │ │ │ + ldr r2, [pc, #500] @ 88f38 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r3, [pc, #488] @ 88f3c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 84fd4 │ │ │ │ - ldr r1, [pc, #456] @ 8501c │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r4, [pc, #452] @ 85020 │ │ │ │ - ldr r2, [pc, #452] @ 85024 │ │ │ │ + beq 88ef8 │ │ │ │ + ldr r3, [pc, #472] @ 88f40 │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r4, [pc, #468] @ 88f44 │ │ │ │ + mov r1, #4 │ │ │ │ + mov r0, #3 │ │ │ │ + str r3, [sp] │ │ │ │ + ldr r2, [pc, #456] @ 88f48 │ │ │ │ + ldr r5, [pc, #456] @ 88f4c │ │ │ │ add r4, pc, r4 │ │ │ │ - ldr r5, [pc, #448] @ 85028 │ │ │ │ + mov r3, r4 │ │ │ │ + ldr r6, [pc, #448] @ 88f50 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r2, [pc, #436] @ 88f54 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, #3 │ │ │ │ - str r1, [sp] │ │ │ │ - mov r1, #4 │ │ │ │ - bl ab6e0 │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r2, [pc, #420] @ 8502c │ │ │ │ - ldr r3, [r5, #164] @ 0xa4 │ │ │ │ - ldr r6, [pc, #416] @ 85030 │ │ │ │ + ldr r1, [r5, #164] @ 0xa4 │ │ │ │ + add r6, pc, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ + str r1, [sp] │ │ │ │ mov r1, #6 │ │ │ │ - mov r0, #3 │ │ │ │ - str r3, [sp] │ │ │ │ - mov r3, r4 │ │ │ │ - bl ab6e0 │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r2, [pc, #388] @ 85034 │ │ │ │ + bl b155c │ │ │ │ ldr r3, [r6, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #6 │ │ │ │ mov r0, #3 │ │ │ │ + ldr r2, [pc, #392] @ 88f58 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #360] @ 85038 │ │ │ │ - ldr r3, [r5, #168] @ 0xa8 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r3, [r5, #168] @ 0xa8 │ │ │ │ mov r1, #6 │ │ │ │ mov r0, #3 │ │ │ │ + ldr r2, [pc, #364] @ 88f5c │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #332] @ 8503c │ │ │ │ - ldr r3, [r5, #176] @ 0xb0 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r3, [r5, #176] @ 0xb0 │ │ │ │ mov r1, #6 │ │ │ │ mov r0, #3 │ │ │ │ + ldr r2, [pc, #336] @ 88f60 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #304] @ 85040 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, #6 │ │ │ │ - str r3, [sp] │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ + ldr r2, [pc, #308] @ 88f64 │ │ │ │ + str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ ldr r1, [r6] │ │ │ │ cmp r1, #0 │ │ │ │ - beq 84f70 │ │ │ │ - ldr r2, [pc, #264] @ 85044 │ │ │ │ + beq 88e84 │ │ │ │ + ldr r2, [pc, #280] @ 88f68 │ │ │ │ mov r3, r4 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, #6 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #240] @ 85048 │ │ │ │ - ldr ip, [r5, #172] @ 0xac │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r0, [r5, #172] @ 0xac │ │ │ │ mov r1, #6 │ │ │ │ - mov r0, #3 │ │ │ │ mov r3, r4 │ │ │ │ - str ip, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ - ldr ip, [pc, #212] @ 8504c │ │ │ │ - ldr r3, [pc, #212] @ 85050 │ │ │ │ - ldr r2, [pc, #212] @ 85054 │ │ │ │ - add ip, pc, ip │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #244] @ 88f6c │ │ │ │ + str r0, [sp] │ │ │ │ + mov r0, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr ip, [pc, #228] @ 88f70 │ │ │ │ mov r1, #6 │ │ │ │ mov r0, #3 │ │ │ │ + ldr r3, [pc, #220] @ 88f74 │ │ │ │ + ldr r2, [pc, #220] @ 88f78 │ │ │ │ + add ip, pc, ip │ │ │ │ + add r3, pc, r3 │ │ │ │ str ip, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #184] @ 85058 │ │ │ │ - ldr r3, [pc, #80] @ 84ff4 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r2, [pc, #200] @ 88f7c │ │ │ │ + ldr r3, [pc, #92] @ 88f14 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #172] @ 0xac │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 84fe8 │ │ │ │ + bne 88f0c │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #176 @ 0xb0 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r0, [pc, #140] @ 8505c │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r0, [pc, #140] @ 88f80 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 84e18 │ │ │ │ - ldr r1, [pc, #132] @ 85060 │ │ │ │ - add r1, pc, r1 │ │ │ │ - b 84e54 │ │ │ │ + b 88d2c │ │ │ │ + ldr r3, [pc, #132] @ 88f84 │ │ │ │ + add r3, pc, r3 │ │ │ │ + b 88d68 │ │ │ │ mvn r7, #0 │ │ │ │ - b 84f98 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq r9, fp, r8, ror #10 │ │ │ │ - mlaeq ip, r0, r4, r3 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - andseq r7, r5, r4, lsl #22 │ │ │ │ - andseq r5, r4, r8, ror #5 │ │ │ │ - @ instruction: 0x001567f4 │ │ │ │ - eoreq r8, ip, r0, ror #23 │ │ │ │ - andseq r8, r5, ip, lsr #9 │ │ │ │ - andseq r7, r5, r4, lsr sl │ │ │ │ - andseq r5, r4, ip, asr r2 │ │ │ │ - andseq r6, r5, r4, ror #14 │ │ │ │ - strhteq r3, [ip], -r4 │ │ │ │ - andseq r7, r5, r4, lsl sl │ │ │ │ - andseq r5, r4, r0, lsr #4 │ │ │ │ - andseq r6, r5, r8, lsr #14 │ │ │ │ - eoreq r3, ip, r4, ror r3 │ │ │ │ - andseq r7, r5, ip, lsl sl │ │ │ │ - eoreq r8, ip, r8, lsl #22 │ │ │ │ - andseq r7, r5, r0, lsl sl │ │ │ │ - andseq r7, r5, r4, lsl #20 │ │ │ │ - @ instruction: 0x001579f8 │ │ │ │ - andseq r7, r5, r0, ror #19 │ │ │ │ - @ instruction: 0x001579d0 │ │ │ │ - andseq r7, r5, r8, asr #19 │ │ │ │ - @ instruction: 0x001579bc │ │ │ │ - ldrsheq r5, [r4], -ip │ │ │ │ - andseq r6, r5, r8, lsl #12 │ │ │ │ - eoreq r9, fp, r0, lsr #6 │ │ │ │ - andseq r7, r5, r0, ror #16 │ │ │ │ - andseq r7, r5, r4, lsr #17 │ │ │ │ + b 88eac │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eoreq r5, sp, r8, asr r6 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eoreq pc, sp, ip, ror #10 │ │ │ │ + eoreq r4, lr, r0, lsr #26 │ │ │ │ + andseq r5, r6, r4, lsr lr │ │ │ │ + andseq r3, r5, r4, lsl r6 │ │ │ │ + andseq r4, r6, ip, lsl fp │ │ │ │ + andseq r6, r6, r4, ror #15 │ │ │ │ + andseq r5, r6, r0, ror sp │ │ │ │ + andseq r3, r5, ip, lsl #11 │ │ │ │ + mulseq r6, r8, sl │ │ │ │ + eoreq pc, sp, r0, lsr #9 │ │ │ │ + andseq r5, r6, r0, asr sp │ │ │ │ + andseq r3, r5, ip, asr #10 │ │ │ │ + andseq r4, r6, r0, asr sl │ │ │ │ + eoreq pc, sp, ip, asr r4 @ │ │ │ │ + eoreq r4, lr, r4, lsl #24 │ │ │ │ + andseq r5, r6, ip, asr #26 │ │ │ │ + andseq r5, r6, ip, lsr sp │ │ │ │ + andseq r5, r6, r0, lsr sp │ │ │ │ + andseq r5, r6, r4, lsr #26 │ │ │ │ + andseq r5, r6, r4, lsl sp │ │ │ │ + andseq r5, r6, r0, lsl #26 │ │ │ │ + @ instruction: 0x00165cf4 │ │ │ │ + @ instruction: 0x00165cf0 │ │ │ │ + andseq r3, r5, r0, lsr r4 │ │ │ │ + andseq r4, r6, r8, lsr r9 │ │ │ │ + eoreq r5, sp, ip, lsl r4 │ │ │ │ + andseq r5, r6, ip, lsl #23 │ │ │ │ + @ instruction: 0x00165bd0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, lr} │ │ │ │ + strd r4, [sp, #-12]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #8] │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ - ldr r2, [pc, #460] @ 85248 │ │ │ │ - ldr r3, [pc, #460] @ 8524c │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ + ldr r2, [pc, #444] @ 89160 │ │ │ │ sub sp, sp, #140 @ 0x8c │ │ │ │ mov r4, r0 │ │ │ │ + ldr r3, [pc, #436] @ 89164 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #132] @ 0x84 │ │ │ │ mov r3, #0 │ │ │ │ - bl 23b70 <__errno_location@plt> │ │ │ │ + bl 23aa8 <__errno_location@plt> │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #17 │ │ │ │ - bne 8512c │ │ │ │ + bne 8905c │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 22b44 <__stat64_time64@plt> │ │ │ │ + bl 22aa0 <__stat64_time64@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - blt 851e0 │ │ │ │ + blt 890fc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ and r2, r3, #61440 @ 0xf000 │ │ │ │ cmp r2, #16384 @ 0x4000 │ │ │ │ - bne 851c4 │ │ │ │ + bne 890e0 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ - beq 85190 │ │ │ │ - ldr r0, [pc, #368] @ 85250 │ │ │ │ - ldr r3, [pc, #368] @ 85254 │ │ │ │ - ldr r2, [pc, #368] @ 85258 │ │ │ │ + beq 890c4 │ │ │ │ + ldr r0, [pc, #352] @ 89168 │ │ │ │ + mov r1, #4 │ │ │ │ + ldr r3, [pc, #348] @ 8916c │ │ │ │ + ldr r2, [pc, #348] @ 89170 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ stm sp, {r0, r4} │ │ │ │ - mov r1, #4 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #340] @ 8525c │ │ │ │ - ldr r3, [pc, #320] @ 8524c │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r2, [pc, #324] @ 89174 │ │ │ │ + ldr r3, [pc, #304] @ 89164 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 8518c │ │ │ │ + bne 890c0 │ │ │ │ add sp, sp, #140 @ 0x8c │ │ │ │ - pop {r4, r5, pc} │ │ │ │ - bl 23a8c │ │ │ │ - ldr r5, [pc, #296] @ 85260 │ │ │ │ - ldr ip, [pc, #296] @ 85264 │ │ │ │ - ldr r2, [pc, #296] @ 85268 │ │ │ │ - add ip, pc, ip │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #8 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + bl 239c4 │ │ │ │ + ldr r1, [pc, #272] @ 89178 │ │ │ │ + str r0, [sp, #4] │ │ │ │ + mov r0, #3 │ │ │ │ + ldr r5, [pc, #264] @ 8917c │ │ │ │ + ldr r2, [pc, #264] @ 89180 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ + str r1, [sp] │ │ │ │ mov r1, #1 │ │ │ │ - mov lr, r0 │ │ │ │ - stm sp, {ip, lr} │ │ │ │ - mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr ip, [pc, #260] @ 8526c │ │ │ │ - ldr r2, [pc, #260] @ 85270 │ │ │ │ - add ip, pc, ip │ │ │ │ - mov r0, #3 │ │ │ │ + mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r1, #1 │ │ │ │ + bl b155c │ │ │ │ + ldr r0, [pc, #236] @ 89184 │ │ │ │ mov r3, r5 │ │ │ │ - stm sp, {r4, ip} │ │ │ │ - bl ab6e0 │ │ │ │ - mov r0, #3 │ │ │ │ - bl 37dd4 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - ldr r0, [pc, #220] @ 85274 │ │ │ │ - ldr r3, [pc, #220] @ 85278 │ │ │ │ - ldr r2, [pc, #220] @ 8527c │ │ │ │ + ldr r2, [pc, #232] @ 89188 │ │ │ │ add r0, pc, r0 │ │ │ │ - add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r0, [sp, #4] │ │ │ │ mov r1, #1 │ │ │ │ - mov r0, #3 │ │ │ │ str r4, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ + str r0, [sp, #4] │ │ │ │ + mov r0, #3 │ │ │ │ + bl b155c │ │ │ │ mov r0, #3 │ │ │ │ - bl 37dd4 │ │ │ │ - ldr r0, [pc, #180] @ 85280 │ │ │ │ - ldr r3, [pc, #180] @ 85284 │ │ │ │ - ldr r2, [pc, #180] @ 85288 │ │ │ │ + bl 38790 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + ldr r0, [pc, #192] @ 8918c │ │ │ │ + ldr r3, [pc, #192] @ 89190 │ │ │ │ + ldr r2, [pc, #192] @ 89194 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 851a8 │ │ │ │ + b 890a4 │ │ │ │ + ldr r0, [pc, #176] @ 89198 │ │ │ │ + ldr r3, [pc, #176] @ 8919c │ │ │ │ + ldr r2, [pc, #176] @ 891a0 │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + b 890a4 │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 23a8c │ │ │ │ - ldr r5, [pc, #156] @ 8528c │ │ │ │ - ldr ip, [pc, #156] @ 85290 │ │ │ │ - ldr r2, [pc, #156] @ 85294 │ │ │ │ - add ip, pc, ip │ │ │ │ + bl 239c4 │ │ │ │ + ldr r1, [pc, #152] @ 891a4 │ │ │ │ + str r0, [sp, #4] │ │ │ │ + mov r0, #3 │ │ │ │ + ldr r5, [pc, #144] @ 891a8 │ │ │ │ + ldr r2, [pc, #144] @ 891ac │ │ │ │ + add r1, pc, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ + str r1, [sp] │ │ │ │ + mov r1, #1 │ │ │ │ + mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r0, [pc, #116] @ 891b0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, #1 │ │ │ │ - mov lr, r0 │ │ │ │ - stm sp, {ip, lr} │ │ │ │ - mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr ip, [pc, #120] @ 85298 │ │ │ │ - ldr r2, [pc, #120] @ 8529c │ │ │ │ - add ip, pc, ip │ │ │ │ - mov r0, #3 │ │ │ │ + ldr r2, [pc, #108] @ 891b4 │ │ │ │ + add r0, pc, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r1, #1 │ │ │ │ - mov r3, r5 │ │ │ │ - str r4, [sp, #4] │ │ │ │ - str ip, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ + stm sp, {r0, r4} │ │ │ │ mov r0, #3 │ │ │ │ - bl 37dd4 │ │ │ │ - eoreq r9, fp, r4, asr #4 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - andseq sl, r4, r4, lsr r9 │ │ │ │ - mulseq r4, r4, pc @ │ │ │ │ - andseq sl, r4, r8, ror r8 │ │ │ │ - strhteq r9, [fp], -r8 │ │ │ │ - andseq r4, r4, ip, lsr pc │ │ │ │ - andseq sl, r4, r4, lsr r8 │ │ │ │ - andseq sl, r4, r0, lsr #16 │ │ │ │ - andseq sl, r4, r4, asr #17 │ │ │ │ - andseq sl, r4, r0, ror #16 │ │ │ │ - andseq sl, r4, r4, asr #16 │ │ │ │ - @ instruction: 0x00144edc │ │ │ │ - andseq sl, r4, ip, lsr #16 │ │ │ │ - @ instruction: 0x0014a7d8 │ │ │ │ - andseq r4, r4, r8, lsr #29 │ │ │ │ - @ instruction: 0x0014a7b0 │ │ │ │ - andseq r4, r4, r4, lsl #29 │ │ │ │ - andseq sl, r4, ip, ror r7 │ │ │ │ - andseq sl, r4, r8, ror #14 │ │ │ │ - andseq sl, r4, r4, ror r7 │ │ │ │ - andseq sl, r4, r0, ror #14 │ │ │ │ + bl b155c │ │ │ │ + mov r0, #3 │ │ │ │ + bl 38790 │ │ │ │ + eoreq r5, sp, r4, lsr #6 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + andseq r8, r5, r8, asr ip │ │ │ │ + @ instruction: 0x001532b8 │ │ │ │ + mulseq r5, r4, fp │ │ │ │ + eoreq r5, sp, r0, lsr #5 │ │ │ │ + andseq r8, r5, ip, asr #22 │ │ │ │ + andseq r3, r5, r4, asr r2 │ │ │ │ + andseq r8, r5, ip, lsr #22 │ │ │ │ + andseq r8, r5, r0, ror #23 │ │ │ │ + andseq r8, r5, r0, lsl #23 │ │ │ │ + andseq r8, r5, r0, ror #22 │ │ │ │ + @ instruction: 0x001531f8 │ │ │ │ + andseq r8, r5, r8, asr #22 │ │ │ │ + andseq r8, r5, ip, lsl #22 │ │ │ │ + @ instruction: 0x001531dc │ │ │ │ + andseq r8, r5, r4, ror #21 │ │ │ │ + andseq r8, r5, r8, lsr #21 │ │ │ │ + @ instruction: 0x001531b0 │ │ │ │ + andseq r8, r5, r8, lsl #21 │ │ │ │ + andseq r8, r5, r0, lsr #21 │ │ │ │ + mulseq r5, r0, sl │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #3544] @ 0xdd8 │ │ │ │ - mov r8, r1 │ │ │ │ - ldr r1, [pc, #224] @ 853a4 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r2, [pc, #220] @ 853a8 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r1, r2] │ │ │ │ + mov r5, r2 │ │ │ │ + ldr r2, [pc, #240] @ 892d8 │ │ │ │ + mov r4, r3 │ │ │ │ sub sp, sp, #528 @ 0x210 │ │ │ │ - ldr ip, [pc, #208] @ 853ac │ │ │ │ - ldr r2, [r2] │ │ │ │ - str r2, [sp, #524] @ 0x20c │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r2, [pc, #196] @ 853b0 │ │ │ │ - add ip, pc, ip │ │ │ │ - add r5, sp, #12 │ │ │ │ + mov r6, r0 │ │ │ │ + ldr r3, [pc, #228] @ 892dc │ │ │ │ + add r8, sp, #12 │ │ │ │ + mov r7, r1 │ │ │ │ + mov r0, r8 │ │ │ │ + mov r1, #512 @ 0x200 │ │ │ │ + ldr ip, [pc, #212] @ 892e0 │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r4, r3 │ │ │ │ - mov r7, r0 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [pc, #204] @ 892e4 │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r3, [r3] │ │ │ │ + str r3, [sp, #524] @ 0x20c │ │ │ │ + mov r3, #0 │ │ │ │ ldr r3, [ip, #4] │ │ │ │ - mov r0, r5 │ │ │ │ - mov r1, #512 @ 0x200 │ │ │ │ - bl 250b8 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl 24fe4 │ │ │ │ movw r1, #493 @ 0x1ed │ │ │ │ - mov r0, r5 │ │ │ │ - bl 21c38 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 21ba0 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 85394 │ │ │ │ - ldr r2, [pc, #140] @ 853b4 │ │ │ │ - ldr r3, [pc, #140] @ 853b8 │ │ │ │ + blt 892c8 │ │ │ │ + ldr r2, [pc, #156] @ 892e8 │ │ │ │ + mov r1, #4 │ │ │ │ + mov r0, #3 │ │ │ │ + str r8, [sp] │ │ │ │ + ldr r3, [pc, #144] @ 892ec │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ - ldr r2, [pc, #132] @ 853bc │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #132] @ 892f0 │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r1, #4 │ │ │ │ - mov r0, #3 │ │ │ │ - str r5, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ - ldr ip, [pc, #108] @ 853c0 │ │ │ │ - ldr r2, [pc, #108] @ 853c4 │ │ │ │ - ldr r3, [pc, #76] @ 853a8 │ │ │ │ + bl b155c │ │ │ │ + ldr ip, [pc, #124] @ 892f4 │ │ │ │ + ldr r2, [pc, #124] @ 892f8 │ │ │ │ + ldr r3, [pc, #92] @ 892dc │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ - str r8, [ip, #16] │ │ │ │ - str r7, [ip, #20] │ │ │ │ - str r6, [ip, #24] │ │ │ │ + str r7, [ip, #16] │ │ │ │ + str r6, [ip, #20] │ │ │ │ + str r5, [ip, #24] │ │ │ │ str r4, [ip, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #524] @ 0x20c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 853a0 │ │ │ │ + bne 892d4 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #528 @ 0x210 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - mov r0, r5 │ │ │ │ - bl 85064 │ │ │ │ - b 8534c │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - strdeq r8, [fp], -r8 @ │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq r8, ip, r4, asr #13 │ │ │ │ - andseq lr, r7, r8, asr #14 │ │ │ │ - andseq sl, r4, r8, lsr #14 │ │ │ │ - andseq r4, r4, r8, asr #26 │ │ │ │ - mulseq r4, r8, r6 │ │ │ │ - eoreq r8, ip, r4, asr r6 │ │ │ │ - eoreq r8, fp, r4, ror #30 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + mov r0, r8 │ │ │ │ + bl 88f88 │ │ │ │ + b 89270 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eoreq r5, sp, r8, asr #1 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + mlaeq lr, r8, r7, r4 │ │ │ │ + andseq ip, r8, r0, ror #20 │ │ │ │ + andseq r8, r5, r8, asr #20 │ │ │ │ + andseq r3, r5, ip, rrx │ │ │ │ + @ instruction: 0x001589b8 │ │ │ │ + eoreq r4, lr, r0, lsr r7 │ │ │ │ + eoreq r5, sp, r0, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ - str r0, [ip, #3016] @ 0xbc8 │ │ │ │ - ldr r1, [pc, #852] @ 85734 │ │ │ │ - ldr r3, [pc, #852] @ 85738 │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ + str r0, [ip, #3024] @ 0xbd0 │ │ │ │ + mov r4, r0 │ │ │ │ + ldr r0, [pc, #864] @ 89684 │ │ │ │ + sub sp, sp, #1040 @ 0x410 │ │ │ │ + sub sp, sp, #8 │ │ │ │ + ldr r2, [pc, #856] @ 89688 │ │ │ │ + ldr r1, [pc, #856] @ 8968c │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [pc, #852] @ 89690 │ │ │ │ + ldr r2, [r0, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r1, #32] │ │ │ │ ldr r3, [r3, #172] @ 0xac │ │ │ │ - mov r4, r0 │ │ │ │ - ldr r0, [pc, #832] @ 8573c │ │ │ │ + ldr r2, [r2] │ │ │ │ + str r2, [sp, #1044] @ 0x414 │ │ │ │ + mov r2, #0 │ │ │ │ + ldr r2, [r1, #32] │ │ │ │ cmp r2, r3 │ │ │ │ - ldr r3, [pc, #828] @ 85740 │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r3, [r0, r3] │ │ │ │ - sub sp, sp, #1040 @ 0x410 │ │ │ │ - sub sp, sp, #8 │ │ │ │ - ldr r3, [r3] │ │ │ │ - str r3, [sp, #1044] @ 0x414 │ │ │ │ - mov r3, #0 │ │ │ │ moveq r3, #0 │ │ │ │ streq r3, [r1, #32] │ │ │ │ - beq 8561c │ │ │ │ + beq 8956c │ │ │ │ cmp r2, #0 │ │ │ │ - beq 8561c │ │ │ │ + beq 8956c │ │ │ │ add r7, sp, #532 @ 0x214 │ │ │ │ - ldr r5, [pc, #776] @ 85744 │ │ │ │ + ldr r5, [pc, #792] @ 89694 │ │ │ │ mov r0, r7 │ │ │ │ add r5, pc, r5 │ │ │ │ - ldr r2, [r5, #552] @ 0x228 │ │ │ │ - add r3, r5, #40 @ 0x28 │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [sp, #12] │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #740] @ 85748 │ │ │ │ - add r3, pc, r3 │ │ │ │ + add r2, r5, #40 @ 0x28 │ │ │ │ + ldr r3, [r5, #552] @ 0x228 │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr r2, [pc, #760] @ 89698 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + str r3, [r5, #552] @ 0x228 │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r2 │ │ │ │ + mov r2, #1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ mov r1, r3 │ │ │ │ - str r2, [r5, #552] @ 0x228 │ │ │ │ - mov r2, #1 │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ ldr r3, [r5, #32] │ │ │ │ ldr r6, [r4] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r6, #0 │ │ │ │ str r3, [r5, #32] │ │ │ │ - beq 856c0 │ │ │ │ - ldr r1, [pc, #688] @ 8574c │ │ │ │ + beq 89610 │ │ │ │ + ldr r1, [pc, #700] @ 8969c │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 2372c │ │ │ │ + bl 23664 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 856cc │ │ │ │ + beq 8961c │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 221e4 │ │ │ │ add r4, sp, #152 @ 0x98 │ │ │ │ + ldr r8, [pc, #672] @ 896a0 │ │ │ │ + bl 22140 │ │ │ │ mov r2, #376 @ 0x178 │ │ │ │ mov r1, #62 @ 0x3e │ │ │ │ - ldr r8, [pc, #648] @ 85750 │ │ │ │ - mov r9, #1 │ │ │ │ - add r8, pc, r8 │ │ │ │ str r0, [sp, #152] @ 0x98 │ │ │ │ mov r0, r4 │ │ │ │ - bl 221fc │ │ │ │ + bl 22158 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 24968 │ │ │ │ - mov r3, #3 │ │ │ │ - mov r2, #2 │ │ │ │ + bl 24894 │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + mov r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ - str r2, [sp, #192] @ 0xc0 │ │ │ │ - str r3, [sp, #188] @ 0xbc │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [sp, #180] @ 0xb4 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ - str r2, [sp, #180] @ 0xb4 │ │ │ │ str r3, [sp, #184] @ 0xb8 │ │ │ │ - bl 242fc │ │ │ │ - ldr sl, [r8, #176] @ 0xb0 │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ + mov r3, #2 │ │ │ │ + strd r2, [sp, #188] @ 0xbc │ │ │ │ + bl 24234 │ │ │ │ + mov r3, #1 │ │ │ │ + ldr lr, [r5, #16] │ │ │ │ + mov r0, r4 │ │ │ │ + str r3, [sp, #360] @ 0x168 │ │ │ │ + strb r3, [sp, #366] @ 0x16e │ │ │ │ + str r3, [sp, #372] @ 0x174 │ │ │ │ movw r3, #513 @ 0x201 │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ strh r3, [r4, #212] @ 0xd4 │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - mul r0, r0, sl │ │ │ │ - str r9, [sp, #360] @ 0x168 │ │ │ │ - strb r9, [sp, #366] @ 0x16e │ │ │ │ - blx 1c6508 │ │ │ │ + ldr r3, [r8, #176] @ 0xb0 │ │ │ │ + ldr ip, [r5, #24] │ │ │ │ ldr r1, [r5, #28] │ │ │ │ - strh r0, [r4, #216] @ 0xd8 │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - mul r0, r0, sl │ │ │ │ - blx 1c6508 │ │ │ │ - ldr r2, [r8, #160] @ 0xa0 │ │ │ │ + mul r2, r2, r3 │ │ │ │ + mul r3, lr, r3 │ │ │ │ + sdiv r2, r2, ip │ │ │ │ + sdiv r3, r3, r1 │ │ │ │ ldr r1, [r8, #168] @ 0xa8 │ │ │ │ - str r9, [sp, #372] @ 0x174 │ │ │ │ - strh r0, [r4, #218] @ 0xda │ │ │ │ - mov r0, r4 │ │ │ │ - bl 24284 │ │ │ │ + strh r2, [r4, #216] @ 0xd8 │ │ │ │ + ldr r2, [r8, #160] @ 0xa0 │ │ │ │ + strh r3, [r4, #218] @ 0xda │ │ │ │ + bl 241bc │ │ │ │ ldr r3, [r8, #164] @ 0xa4 │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ str r3, [sp, #336] @ 0x150 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - cmp r3, #0 │ │ │ │ - str r2, [sp, #344] @ 0x158 │ │ │ │ - bne 856b4 │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + cmp r2, #0 │ │ │ │ + str r3, [sp, #344] @ 0x158 │ │ │ │ + bne 89604 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 23210 │ │ │ │ - ldr r3, [pc, #456] @ 85754 │ │ │ │ - ldr r2, [sp, #184] @ 0xb8 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r5, [r3, #20] │ │ │ │ + bl 23160 │ │ │ │ + ldr r2, [pc, #472] @ 896a4 │ │ │ │ ldr r3, [sp, #376] @ 0x178 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r5, [r2, #20] │ │ │ │ + ldr r2, [sp, #184] @ 0xb8 │ │ │ │ add r5, r5, r5, lsl #1 │ │ │ │ cmp r2, r3 │ │ │ │ addhi r8, sp, #16 │ │ │ │ - bls 855d0 │ │ │ │ + bls 89510 │ │ │ │ mla r3, r5, r3, r6 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 2276c │ │ │ │ - ldr r3, [sp, #376] @ 0x178 │ │ │ │ + bl 226c8 │ │ │ │ ldr r2, [sp, #184] @ 0xb8 │ │ │ │ + ldr r3, [sp, #376] @ 0x178 │ │ │ │ cmp r3, r2 │ │ │ │ - bcc 855a8 │ │ │ │ + bcc 894e8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 23984 │ │ │ │ + bl 238bc │ │ │ │ mov r0, r7 │ │ │ │ - bl 2294c │ │ │ │ + bl 228a8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 25658 │ │ │ │ + bl 25584 │ │ │ │ mov r0, #0 │ │ │ │ - ldr r2, [pc, #356] @ 85758 │ │ │ │ - ldr r3, [pc, #328] @ 85740 │ │ │ │ + ldr r2, [pc, #372] @ 896a8 │ │ │ │ + ldr r3, [pc, #336] @ 89688 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #1044] @ 0x414 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 856c8 │ │ │ │ + bne 89618 │ │ │ │ add sp, sp, #1040 @ 0x410 │ │ │ │ add sp, sp, #8 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldr r5, [pc, #312] @ 8575c │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r5, [pc, #312] @ 896ac │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 85430 │ │ │ │ + beq 89370 │ │ │ │ ldr r2, [r5, #36] @ 0x24 │ │ │ │ + add r6, r5, #40 @ 0x28 │ │ │ │ + add r7, sp, #532 @ 0x214 │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #288] @ 85760 │ │ │ │ + mov r0, r6 │ │ │ │ + ldr r3, [pc, #276] @ 896b0 │ │ │ │ add r2, r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ - add r6, r5, #40 @ 0x28 │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ mov r1, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ - mov r0, r6 │ │ │ │ str r2, [r5, #36] @ 0x24 │ │ │ │ mov r2, #1 │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ - ldr r0, [pc, #244] @ 85764 │ │ │ │ - ldr ip, [r5, #4] │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ + ldr r2, [pc, #240] @ 896b4 │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r7, sp, #532 @ 0x214 │ │ │ │ - mov r1, r3 │ │ │ │ - stm sp, {r0, ip} │ │ │ │ - mov r2, #1 │ │ │ │ mov r0, r7 │ │ │ │ - str r6, [sp, #8] │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [sp] │ │ │ │ + mov r2, #1 │ │ │ │ + stmib sp, {r1, r6} │ │ │ │ + mov r1, r3 │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ movw r1, #493 @ 0x1ed │ │ │ │ mov r0, r7 │ │ │ │ - bl 21c38 │ │ │ │ + bl 21ba0 │ │ │ │ cmp r0, #0 │ │ │ │ - bge 85434 │ │ │ │ + bge 89374 │ │ │ │ mov r0, r7 │ │ │ │ - bl 85064 │ │ │ │ - b 85434 │ │ │ │ + bl 88f88 │ │ │ │ + b 89374 │ │ │ │ mov r0, r4 │ │ │ │ - bl 21aa0 │ │ │ │ - b 85578 │ │ │ │ + bl 21a08 │ │ │ │ + b 894b8 │ │ │ │ mov r0, #1 │ │ │ │ - b 855ec │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - ldr r4, [pc, #148] @ 85768 │ │ │ │ - ldr r0, [pc, #148] @ 8576c │ │ │ │ - ldr r2, [pc, #148] @ 85770 │ │ │ │ + b 8952c │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + ldr ip, [pc, #148] @ 896b8 │ │ │ │ + mov r1, #1 │ │ │ │ + mov r0, #3 │ │ │ │ + ldr r4, [pc, #140] @ 896bc │ │ │ │ + ldr r2, [pc, #140] @ 896c0 │ │ │ │ + add ip, pc, ip │ │ │ │ add r4, pc, r4 │ │ │ │ - add r0, pc, r0 │ │ │ │ + str ip, [sp] │ │ │ │ + mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + bl 23aa8 <__errno_location@plt> │ │ │ │ + ldr r0, [r0] │ │ │ │ + bl 239c4 │ │ │ │ + ldr ip, [pc, #104] @ 896c4 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #1 │ │ │ │ - str r0, [sp] │ │ │ │ + str r0, [sp, #4] │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - bl 23b70 <__errno_location@plt> │ │ │ │ - ldr r0, [r0] │ │ │ │ - bl 23a8c │ │ │ │ - ldr ip, [pc, #104] @ 85774 │ │ │ │ - ldr r2, [pc, #104] @ 85778 │ │ │ │ + ldr r2, [pc, #88] @ 896c8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r1, #1 │ │ │ │ - mov r3, r4 │ │ │ │ - mov lr, r0 │ │ │ │ - stm sp, {ip, lr} │ │ │ │ - mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ + str ip, [sp] │ │ │ │ + bl b155c │ │ │ │ mov r0, #3 │ │ │ │ - bl 37dd4 │ │ │ │ - eoreq r8, ip, ip, asr #11 │ │ │ │ - eoreq r2, ip, ip, lsl #28 │ │ │ │ - eoreq r8, fp, r0, asr #29 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq r8, ip, r0, ror r5 │ │ │ │ - @ instruction: 0x001574f8 │ │ │ │ - andseq r7, r4, r0, lsr #17 │ │ │ │ - eoreq r2, ip, r8, lsr #26 │ │ │ │ - eoreq r8, ip, r0, lsr #8 │ │ │ │ - eoreq r8, fp, ip, asr #25 │ │ │ │ - eoreq r8, ip, ip, lsl #7 │ │ │ │ - andseq r7, r5, r0, lsl r3 │ │ │ │ - andseq lr, r4, ip, asr r6 │ │ │ │ - andseq r4, r4, r4, lsr #19 │ │ │ │ - mulseq r5, r8, r2 │ │ │ │ - andseq r7, r5, r8, lsl #5 │ │ │ │ - andseq sl, r4, r4, ror #4 │ │ │ │ - andseq sl, r4, r4, asr r2 │ │ │ │ + bl 38790 │ │ │ │ + eoreq r4, sp, r0, lsr #31 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eoreq r4, lr, r0, ror r6 │ │ │ │ + strhteq lr, [sp], -r0 │ │ │ │ + eoreq r4, lr, r0, lsr r6 │ │ │ │ + andseq r5, r6, r4, lsl #16 │ │ │ │ + andseq r5, r5, ip, lsr #23 │ │ │ │ + eoreq lr, sp, r4, asr #27 │ │ │ │ + eoreq r4, lr, r0, ror #9 │ │ │ │ + mlaeq sp, ip, sp, r4 │ │ │ │ + eoreq r4, lr, ip, lsr r4 │ │ │ │ + andseq r5, r6, r4, lsl #12 │ │ │ │ + andseq ip, r5, r4, asr r9 │ │ │ │ + mulseq r6, r4, r5 │ │ │ │ + mulseq r5, r8, ip │ │ │ │ + andseq r5, r6, r8, ror r5 │ │ │ │ + andseq r8, r5, r4, asr r5 │ │ │ │ + andseq r8, r5, r4, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + strd r4, [sp, #-32]! @ 0xffffffe0 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + str sl, [sp, #24] │ │ │ │ + str lr, [sp, #28] │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ - ldr r5, [pc, #316] @ 858d0 │ │ │ │ + ldr r5, [pc, #332] @ 89840 │ │ │ │ sub sp, sp, #8 │ │ │ │ + mov r4, r0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5] │ │ │ │ - mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 85800 │ │ │ │ - bl 240d4 │ │ │ │ - ldr sl, [pc, #288] @ 858d4 │ │ │ │ + beq 89760 │ │ │ │ + ldr sl, [pc, #308] @ 89844 │ │ │ │ + bl 2400c │ │ │ │ + add r6, r0, #1 │ │ │ │ add sl, pc, sl │ │ │ │ ldr r9, [sl] │ │ │ │ cmn r9, #1 │ │ │ │ - add r6, r0, #1 │ │ │ │ - beq 85830 │ │ │ │ + beq 897a0 │ │ │ │ ldr r3, [sl, #4] │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 85890 │ │ │ │ - ldr r5, [pc, #252] @ 858d8 │ │ │ │ + bcc 89800 │ │ │ │ + ldr r5, [pc, #268] @ 89848 │ │ │ │ mov r2, r7 │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - str r1, [sp] │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 16cd64 │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr ip, [r5, #16] │ │ │ │ + str ip, [sp] │ │ │ │ + bl 17b6bc │ │ │ │ subs r2, r0, #0 │ │ │ │ - bne 8580c │ │ │ │ + bne 89780 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldr r0, [pc, #200] @ 858dc │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldr sl, [sp, #24] │ │ │ │ + add sp, sp, #28 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r0, [pc, #196] @ 8984c │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ ldr r0, [r0] │ │ │ │ - bl 25688 │ │ │ │ + bl 255b4 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ - add sp, sp, #8 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ + b 89764 │ │ │ │ mov r0, #1 │ │ │ │ - bl 244a0 │ │ │ │ + bl 243d8 │ │ │ │ mov r0, #0 │ │ │ │ - bl 22c64 │ │ │ │ - ldr r0, [pc, #152] @ 858e0 │ │ │ │ + bl 22bc0 │ │ │ │ + ldr r0, [pc, #152] @ 89850 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 22df0 │ │ │ │ + bl 22d4c │ │ │ │ cmp r6, #1024 @ 0x400 │ │ │ │ - movcc r6, #1024 @ 0x400 │ │ │ │ - str r6, [sl, #4] │ │ │ │ - str r0, [sl] │ │ │ │ mov r9, r0 │ │ │ │ + movcc r6, #1024 @ 0x400 │ │ │ │ mov r0, r6 │ │ │ │ - bl 24020 │ │ │ │ - str r0, [r5, #4] │ │ │ │ + str r9, [sl] │ │ │ │ + str r6, [sl, #4] │ │ │ │ + bl 23f58 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 24020 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + bl 23f58 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r8, [r5, #8] │ │ │ │ - bl 24020 │ │ │ │ + bl 23f58 │ │ │ │ str r0, [r5, #12] │ │ │ │ - b 857d4 │ │ │ │ + b 89734 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r6, [sl, #4] │ │ │ │ - bl 254a8 │ │ │ │ - mov r1, r6 │ │ │ │ + bl 253d4 │ │ │ │ mov r7, r0 │ │ │ │ + mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str r7, [r5, #4] │ │ │ │ - bl 254a8 │ │ │ │ - mov r1, r6 │ │ │ │ - str r0, [r5, #8] │ │ │ │ + bl 253d4 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ - bl 254a8 │ │ │ │ + mov r1, r6 │ │ │ │ + str r8, [r5, #8] │ │ │ │ + bl 253d4 │ │ │ │ str r0, [r5, #12] │ │ │ │ - b 857d4 │ │ │ │ - eoreq r8, ip, r4, asr #8 │ │ │ │ - strdeq r2, [ip], -r8 @ │ │ │ │ - strdeq r8, [ip], -ip @ │ │ │ │ - mlaeq ip, r4, sl, r2 │ │ │ │ - andseq r4, r5, r4, asr #19 │ │ │ │ + b 89734 │ │ │ │ + eoreq r4, lr, r0, ror #9 │ │ │ │ + mlaeq sp, r4, fp, lr │ │ │ │ + mlaeq lr, r0, r4, r4 │ │ │ │ + eoreq lr, sp, ip, lsl fp │ │ │ │ + andseq r2, r6, r4, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ - ldr r3, [pc, #1840] @ 8602c │ │ │ │ - ldr r2, [pc, #1840] @ 86030 │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov sl, r3 │ │ │ │ - ldr r3, [pc, #1832] @ 86034 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ + ldr r3, [pc, #1808] @ 89f8c │ │ │ │ mov r4, r1 │ │ │ │ sub sp, sp, #108 @ 0x6c │ │ │ │ - mov r8, r0 │ │ │ │ mov r1, #0 │ │ │ │ + mov r8, r0 │ │ │ │ + ldr r2, [pc, #1792] @ 89f90 │ │ │ │ mov r0, r4 │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov sl, r3 │ │ │ │ + ldr r3, [pc, #1780] @ 89f94 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ mov r3, #0 │ │ │ │ - bl 226a0 │ │ │ │ + bl 225fc │ │ │ │ subs r5, r0, #0 │ │ │ │ - blt 85ed4 │ │ │ │ + blt 89e28 │ │ │ │ mov r0, #1024 @ 0x400 │ │ │ │ - bl 24020 │ │ │ │ mov r6, #0 │ │ │ │ - mov r7, #1024 @ 0x400 │ │ │ │ + bl 23f58 │ │ │ │ mov r4, r0 │ │ │ │ - b 85958 │ │ │ │ + mov r7, #1024 @ 0x400 │ │ │ │ + b 898d8 │ │ │ │ add r6, r6, r3 │ │ │ │ sub r2, r7, r6 │ │ │ │ cmp r2, #127 @ 0x7f │ │ │ │ - bgt 85984 │ │ │ │ + bgt 89904 │ │ │ │ cmp r7, #1048576 @ 0x100000 │ │ │ │ - bge 85f34 │ │ │ │ + bge 89e9c │ │ │ │ add r7, r7, #1024 @ 0x400 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 254a8 │ │ │ │ - sub r2, r7, r6 │ │ │ │ + bl 253d4 │ │ │ │ mov r4, r0 │ │ │ │ + sub r2, r7, r6 │ │ │ │ add r9, r4, r6 │ │ │ │ - mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 235f4 │ │ │ │ + mov r1, r9 │ │ │ │ + bl 23538 │ │ │ │ subs r3, r0, #0 │ │ │ │ - bne 85954 │ │ │ │ + bne 898d4 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 85f78 │ │ │ │ + beq 89ed8 │ │ │ │ strb r3, [r9, #-1] │ │ │ │ - ldr r3, [pc, #1672] @ 86038 │ │ │ │ + ldr r3, [pc, #1640] @ 89f98 │ │ │ │ str r4, [sp, #76] @ 0x4c │ │ │ │ + ldr r9, [pc, #1636] @ 89f9c │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r3, #20] │ │ │ │ - bl a0c54 │ │ │ │ - ldr r3, [pc, #1656] @ 8603c │ │ │ │ - ldr r9, [pc, #1656] @ 86040 │ │ │ │ + add r9, pc, r9 │ │ │ │ + bl a6078 │ │ │ │ + add r3, sp, #84 @ 0x54 │ │ │ │ + strd r4, [sp, #60] @ 0x3c │ │ │ │ + mov r4, r0 │ │ │ │ + str r3, [sp, #28] │ │ │ │ + ldr r3, [pc, #1604] @ 89fa0 │ │ │ │ + str r0, [sp, #56] @ 0x38 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [pc, #1648] @ 86044 │ │ │ │ - strd r4, [sp, #60] @ 0x3c │ │ │ │ + ldr r3, [pc, #1592] @ 89fa4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r3, [pc, #1636] @ 86048 │ │ │ │ - add r9, pc, r9 │ │ │ │ + ldr r3, [pc, #1584] @ 89fa8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - add r3, sp, #84 @ 0x54 │ │ │ │ - str r3, [sp, #28] │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r3, sp, #76 @ 0x4c │ │ │ │ str r3, [sp, #24] │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ mov r5, r3 │ │ │ │ - mov r4, r0 │ │ │ │ - str r0, [sp, #56] @ 0x38 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ - ldr r1, [sp, #24] │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl a0eb4 │ │ │ │ + ldr r1, [sp, #24] │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + bl a6314 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 85f94 │ │ │ │ - beq 85fcc │ │ │ │ - ldr r1, [sp, #88] @ 0x58 │ │ │ │ + blt 89ef4 │ │ │ │ + beq 89f2c │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl a0b70 │ │ │ │ + ldr r1, [sp, #88] @ 0x58 │ │ │ │ + bl a5f64 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 85dfc │ │ │ │ - ldr r0, [sp, #80] @ 0x50 │ │ │ │ + beq 89d4c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ - bl 21df4 │ │ │ │ + ldr r0, [sp, #80] @ 0x50 │ │ │ │ + bl 21d5c │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 85bf0 │ │ │ │ - ldr r3, [pc, #1508] @ 8604c │ │ │ │ - ldr fp, [pc, #1508] @ 86050 │ │ │ │ + beq 89b6c │ │ │ │ + ldr r3, [pc, #1476] @ 89fac │ │ │ │ + ldr fp, [pc, #1476] @ 89fb0 │ │ │ │ ldr r7, [sl, r3] │ │ │ │ add fp, pc, fp │ │ │ │ - b 85a80 │ │ │ │ + b 89a00 │ │ │ │ ldr r7, [fp, #4]! │ │ │ │ cmp r7, #0 │ │ │ │ - beq 85b9c │ │ │ │ + beq 89b18 │ │ │ │ ldr r1, [r7, #4] │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ - bl 21df4 │ │ │ │ + bl 21d5c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 85a74 │ │ │ │ - ldr fp, [pc, #1464] @ 86054 │ │ │ │ + bne 899f4 │ │ │ │ + ldr fp, [pc, #1432] @ 89fb4 │ │ │ │ mov r6, r0 │ │ │ │ add fp, pc, fp │ │ │ │ - ldr r1, [fp, #36] @ 0x24 │ │ │ │ - ldr r0, [fp, #32] │ │ │ │ + ldrd r0, [fp, #32] │ │ │ │ add r1, r1, #2 │ │ │ │ lsl r1, r1, #4 │ │ │ │ str r1, [sp, #32] │ │ │ │ - bl 254a8 │ │ │ │ + bl 253d4 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ + str r0, [fp, #32] │ │ │ │ sub r3, r1, #32 │ │ │ │ str r8, [r0, r3] │ │ │ │ add r3, r0, r3 │ │ │ │ str r7, [r3, #4] │ │ │ │ add r7, r7, #16 │ │ │ │ - str r0, [fp, #32] │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl aa990 │ │ │ │ + bl b0708 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ - ldr r1, [sp, #88] @ 0x58 │ │ │ │ + ldr r2, [fp, #32] │ │ │ │ ldr ip, [sp, #84] @ 0x54 │ │ │ │ str r0, [r3, #8] │ │ │ │ - ldrd r2, [fp, #32] │ │ │ │ + ldr r3, [fp, #36] @ 0x24 │ │ │ │ + ldr r1, [sp, #88] @ 0x58 │ │ │ │ add r0, r2, r3, lsl #4 │ │ │ │ str ip, [r0, #12] │ │ │ │ ldr r0, [r1] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 85dac │ │ │ │ - ldr fp, [pc, #1352] @ 86058 │ │ │ │ + beq 89d0c │ │ │ │ + ldr fp, [pc, #1320] @ 89fb8 │ │ │ │ str r5, [sp, #32] │ │ │ │ - add fp, pc, fp │ │ │ │ mov r5, r8 │ │ │ │ - b 85b30 │ │ │ │ + add fp, pc, fp │ │ │ │ + b 89ab0 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ add r6, r6, #8 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 85d9c │ │ │ │ + beq 89cfc │ │ │ │ mov r1, fp │ │ │ │ - bl 21df4 │ │ │ │ + bl 21d5c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 85b1c │ │ │ │ - ldr r2, [r9, #36] @ 0x24 │ │ │ │ + beq 89a9c │ │ │ │ ldr r3, [r9, #32] │ │ │ │ add r8, r6, #4 │ │ │ │ + mov r0, r7 │ │ │ │ + ldr r2, [r9, #36] @ 0x24 │ │ │ │ add r3, r3, r2, lsl #4 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ - mov r0, r7 │ │ │ │ ldr r3, [r2, r8] │ │ │ │ ldr r2, [r2, r6] │ │ │ │ - bl aaaf8 │ │ │ │ + bl b088c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 85b1c │ │ │ │ - ldr r2, [sp, #88] @ 0x58 │ │ │ │ - ldr r1, [r4] │ │ │ │ - ldr r3, [r2, r6] │ │ │ │ - str r1, [sp, #8] │ │ │ │ - str r5, [sp, #4] │ │ │ │ - ldr r2, [r2, r8] │ │ │ │ - str r2, [sp] │ │ │ │ + bne 89a9c │ │ │ │ + ldr lr, [r4] │ │ │ │ mov r1, #2 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ - bl ab6e0 │ │ │ │ - b 85b1c │ │ │ │ - ldr r2, [pc, #1208] @ 8605c │ │ │ │ + ldr ip, [sp, #88] @ 0x58 │ │ │ │ + ldr r3, [ip, r6] │ │ │ │ + stmib sp, {r5, lr} │ │ │ │ + ldr ip, [ip, r8] │ │ │ │ + str ip, [sp] │ │ │ │ + bl b155c │ │ │ │ + b 89a9c │ │ │ │ ldr r3, [r4] │ │ │ │ mov r0, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #2 │ │ │ │ + ldr r2, [pc, #1168] @ 89fbc │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r0, r8 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ - bl 24c8c │ │ │ │ - ldr r3, [pc, #1156] @ 86060 │ │ │ │ + bl 24bb8 │ │ │ │ + ldr r3, [pc, #1128] @ 89fc0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ - str r3, [sp, #32] │ │ │ │ mov r1, r3 │ │ │ │ - bl a0b10 │ │ │ │ - b 85a14 │ │ │ │ - ldr fp, [pc, #1132] @ 86064 │ │ │ │ + str r3, [sp, #32] │ │ │ │ + bl a5ef0 │ │ │ │ + b 89994 │ │ │ │ + ldr fp, [pc, #1104] @ 89fc4 │ │ │ │ add fp, pc, fp │ │ │ │ - ldr r3, [fp, #28] │ │ │ │ ldr r6, [fp, #24] │ │ │ │ - add r1, r3, #1 │ │ │ │ - lsl r1, r1, #4 │ │ │ │ + ldr r3, [fp, #28] │ │ │ │ mov r0, r6 │ │ │ │ + add r1, r3, #1 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ + lsl r1, r1, #4 │ │ │ │ str r1, [sp, #32] │ │ │ │ - bl 254a8 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ + bl 253d4 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ - cmp r3, #0 │ │ │ │ + str r0, [fp, #24] │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ sub r1, r1, #16 │ │ │ │ + cmp r3, #0 │ │ │ │ movgt r2, r0 │ │ │ │ addgt ip, r0, r1 │ │ │ │ - str r0, [fp, #24] │ │ │ │ - ble 85c58 │ │ │ │ + ble 89bd8 │ │ │ │ ldr r3, [r2, #12] │ │ │ │ - add r2, r2, #16 │ │ │ │ cmp r3, #0 │ │ │ │ - subne r3, r3, r6 │ │ │ │ - addne r3, r0, r3 │ │ │ │ - strne r3, [r2, #-4] │ │ │ │ + beq 89bcc │ │ │ │ + sub r3, r3, r6 │ │ │ │ + add r3, r0, r3 │ │ │ │ + str r3, [r2, #12] │ │ │ │ + add r2, r2, #16 │ │ │ │ cmp ip, r2 │ │ │ │ - bne 85c38 │ │ │ │ - add r6, r0, r1 │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ + bne 89bb4 │ │ │ │ + vmov.i32 d16, #0 @ 0x00000000 │ │ │ │ + add r3, r0, r1 │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + vstr d16, [r3, #4] │ │ │ │ + vstr d16, [r3, #8] │ │ │ │ str r8, [r0, r1] │ │ │ │ - ldr r0, [pc, #1008] @ 86068 │ │ │ │ + ldr r0, [pc, #976] @ 89fc8 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl a0b70 │ │ │ │ - subs r2, r0, #0 │ │ │ │ - beq 85cfc │ │ │ │ - ldr fp, [pc, #988] @ 8606c │ │ │ │ + bl a5f64 │ │ │ │ + subs r6, r0, #0 │ │ │ │ + beq 89c64 │ │ │ │ + ldr fp, [pc, #956] @ 89fcc │ │ │ │ add fp, pc, fp │ │ │ │ ldr r3, [fp, #28] │ │ │ │ cmp r3, #0 │ │ │ │ - strgt r4, [sp, #32] │ │ │ │ - movgt r8, r2 │ │ │ │ - movgt r4, fp │ │ │ │ - bgt 85cbc │ │ │ │ - b 85f64 │ │ │ │ - ldr r2, [r4, #28] │ │ │ │ + bgt 89c30 │ │ │ │ + b 89ec4 │ │ │ │ + ldr r3, [fp, #28] │ │ │ │ add r7, r7, #1 │ │ │ │ - cmp r7, r2 │ │ │ │ - bge 85f5c │ │ │ │ - ldr r2, [r4, #24] │ │ │ │ - mov r1, r8 │ │ │ │ - ldr r0, [r2, r7, lsl #4] │ │ │ │ - bl 21df4 │ │ │ │ - lsl fp, r7, #4 │ │ │ │ + cmp r7, r3 │ │ │ │ + bge 89ec4 │ │ │ │ + ldr r3, [fp, #24] │ │ │ │ + mov r1, r6 │ │ │ │ + lsl r8, r7, #4 │ │ │ │ + ldr r0, [r3, r7, lsl #4] │ │ │ │ + bl 21d5c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 85cac │ │ │ │ - mov r2, r8 │ │ │ │ - mov r8, fp │ │ │ │ - mov fp, r4 │ │ │ │ + bne 89c20 │ │ │ │ ldr r3, [fp, #24] │ │ │ │ - ldr r4, [sp, #32] │ │ │ │ add r3, r3, r8 │ │ │ │ - mov r0, r2 │ │ │ │ - str r3, [r6, #12] │ │ │ │ - bl 24c8c │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + mov r0, r6 │ │ │ │ + str r3, [r2, #12] │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ - bl 24c8c │ │ │ │ - ldr r3, [pc, #852] @ 86060 │ │ │ │ + bl 24bb8 │ │ │ │ + ldr r3, [pc, #844] @ 89fc0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ - str r3, [sp, #32] │ │ │ │ mov r1, r3 │ │ │ │ - bl a0b10 │ │ │ │ + str r3, [sp, #32] │ │ │ │ + bl a5ef0 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 85de4 │ │ │ │ - ldr fp, [pc, #832] @ 86070 │ │ │ │ - str r9, [sp, #44] @ 0x2c │ │ │ │ - add fp, pc, fp │ │ │ │ + beq 89d34 │ │ │ │ + ldr fp, [pc, #824] @ 89fd0 │ │ │ │ add r8, sp, #96 @ 0x60 │ │ │ │ add r7, sp, #92 @ 0x5c │ │ │ │ - mov r9, r6 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ + add fp, pc, fp │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl a0eb4 │ │ │ │ + bl a6314 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 85fe8 │ │ │ │ - beq 85dd8 │ │ │ │ + blt 89f48 │ │ │ │ + beq 89d2c │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ mov r1, fp │ │ │ │ - bl 21df4 │ │ │ │ + bl 21d5c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 85e20 │ │ │ │ + beq 89d70 │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ - bl 24c8c │ │ │ │ - mov r0, r5 │ │ │ │ + bl 24bb8 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ - bl a0b10 │ │ │ │ + mov r0, r5 │ │ │ │ + bl a5ef0 │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ - bl 24c8c │ │ │ │ - b 85d44 │ │ │ │ - ldr r2, [pc, #720] @ 86074 │ │ │ │ + bl 24bb8 │ │ │ │ + b 89ca4 │ │ │ │ + ldr r3, [pc, #720] @ 89fd4 │ │ │ │ ldr r5, [sp, #32] │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldrd r2, [r2, #32] │ │ │ │ - ldr r1, [pc, #708] @ 86078 │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldrd r2, [r3, #32] │ │ │ │ add r3, r3, #1 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r1, #36] @ 0x24 │ │ │ │ - mov r1, #0 │ │ │ │ - str r1, [r2, r3, lsl #4] │ │ │ │ - add r3, r2, r3, lsl #4 │ │ │ │ - str r1, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - b 85bcc │ │ │ │ + vmov.i32 q8, #0 @ 0x00000000 │ │ │ │ + add r2, r2, r3, lsl #4 │ │ │ │ + vst1.8 {d16-d17}, [r2] │ │ │ │ + ldr r2, [pc, #692] @ 89fd8 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r2, #36] @ 0x24 │ │ │ │ + b 89b48 │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ - ldr r9, [sp, #44] @ 0x2c │ │ │ │ - bl 24c8c │ │ │ │ - ldr r2, [pc, #656] @ 8607c │ │ │ │ + bl 24bb8 │ │ │ │ + ldr r2, [pc, #672] @ 89fdc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, #28] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r2, #28] │ │ │ │ - b 85a14 │ │ │ │ - ldr r2, [pc, #636] @ 86080 │ │ │ │ + b 89994 │ │ │ │ + ldr r2, [pc, #652] @ 89fe0 │ │ │ │ + mov r1, #2 │ │ │ │ ldr r3, [r4] │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r1, #2 │ │ │ │ - bl ab6e0 │ │ │ │ + bl b155c │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ - b 85bd0 │ │ │ │ - ldr r0, [pc, #604] @ 86084 │ │ │ │ + b 89b4c │ │ │ │ + ldr r0, [pc, #620] @ 89fe4 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl a0b70 │ │ │ │ - ldr r1, [sp, #88] @ 0x58 │ │ │ │ + bl a5f64 │ │ │ │ mov r6, r0 │ │ │ │ - ldr r0, [pc, #584] @ 86088 │ │ │ │ + ldr r0, [pc, #604] @ 89fe8 │ │ │ │ + ldr r1, [sp, #88] @ 0x58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl a0b70 │ │ │ │ + bl a5f64 │ │ │ │ cmp r6, #0 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ - beq 85f6c │ │ │ │ + beq 89ecc │ │ │ │ mov r0, r6 │ │ │ │ - bl 3c200 │ │ │ │ + bl 3cef0 │ │ │ │ subs r3, r0, #0 │ │ │ │ - blt 85f6c │ │ │ │ + blt 89ecc │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ bic r3, r3, #268435456 @ 0x10000000 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 8601c │ │ │ │ - str r2, [sp, #4] │ │ │ │ - ldr r2, [pc, #528] @ 8608c │ │ │ │ + beq 89f7c │ │ │ │ mov r1, #6 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #0 │ │ │ │ str r6, [sp] │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr r2, [pc, #532] @ 89fec │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r1, [r9, #8] │ │ │ │ - ldr r0, [r9, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + ldrd r0, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ lsl r1, r1, #3 │ │ │ │ - bl 254a8 │ │ │ │ - ldr r2, [r9, #8] │ │ │ │ + bl 253d4 │ │ │ │ + ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ - str r0, [r9, #4] │ │ │ │ + ldr r2, [r1, #8] │ │ │ │ + str r0, [r1, #4] │ │ │ │ str r3, [r0, r2, lsl #3] │ │ │ │ add r0, r0, r2, lsl #3 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r2, r2, #1 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [r0, #4] │ │ │ │ - str r2, [r9, #8] │ │ │ │ + str r2, [r1, #8] │ │ │ │ mov r0, r6 │ │ │ │ - bl 24c8c │ │ │ │ - b 85d7c │ │ │ │ - ldr r2, [pc, #436] @ 86090 │ │ │ │ + bl 24bb8 │ │ │ │ + b 89cdc │ │ │ │ + ldr r2, [pc, #448] @ 89ff0 │ │ │ │ mov r3, r4 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, #0 │ │ │ │ - bl ab6e0 │ │ │ │ mov r6, #0 │ │ │ │ - cmn r5, #1 │ │ │ │ mov r4, r6 │ │ │ │ - bne 85f50 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + cmn r5, #1 │ │ │ │ + bne 89eb8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 24c8c │ │ │ │ - ldr r2, [pc, #392] @ 86094 │ │ │ │ - ldr r3, [pc, #292] @ 86034 │ │ │ │ + bl 24bb8 │ │ │ │ + ldr r2, [pc, #404] @ 89ff4 │ │ │ │ + ldr r3, [pc, #304] @ 89f94 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 86028 │ │ │ │ + bne 89f88 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #108 @ 0x6c │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r2, [pc, #348] @ 86098 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r2, [pc, #340] @ 89ff8 │ │ │ │ mov r3, #1024 @ 0x400 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, #0 │ │ │ │ - bl ab6e0 │ │ │ │ mov r6, #0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r0, r5 │ │ │ │ - bl 21cec │ │ │ │ - b 85efc │ │ │ │ - ldr r4, [sp, #32] │ │ │ │ - mov r2, r8 │ │ │ │ + bl 21c54 │ │ │ │ + b 89e50 │ │ │ │ mov r3, #0 │ │ │ │ - b 85cf0 │ │ │ │ + b 89c54 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 24c8c │ │ │ │ - b 85ec8 │ │ │ │ - ldr r2, [pc, #284] @ 8609c │ │ │ │ + bl 24bb8 │ │ │ │ + b 89e1c │ │ │ │ + ldr r2, [pc, #284] @ 89ffc │ │ │ │ mov r1, #2 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl ab6e0 │ │ │ │ + bl b155c │ │ │ │ mov r0, r5 │ │ │ │ - bl 21cec │ │ │ │ - b 85efc │ │ │ │ + bl 21c54 │ │ │ │ + b 89e50 │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ - ldr r2, [pc, #256] @ 860a0 │ │ │ │ mov r0, #0 │ │ │ │ - ldr r3, [r6] │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #2 │ │ │ │ + ldr r2, [pc, #248] @ 8a000 │ │ │ │ ldrd r4, [sp, #60] @ 0x3c │ │ │ │ - bl ab6e0 │ │ │ │ + ldr r3, [r6] │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r0, r6 │ │ │ │ - bl a0c60 │ │ │ │ + bl a6084 │ │ │ │ mov r0, r5 │ │ │ │ mov r6, #0 │ │ │ │ - bl 21cec │ │ │ │ - b 85efc │ │ │ │ - ldrd r4, [sp, #60] @ 0x3c │ │ │ │ - ldr r0, [sp, #56] @ 0x38 │ │ │ │ - bl a0c60 │ │ │ │ - mov r0, r5 │ │ │ │ + bl 21c54 │ │ │ │ + b 89e50 │ │ │ │ + add r0, sp, #56 @ 0x38 │ │ │ │ mov r6, #1 │ │ │ │ - bl 21cec │ │ │ │ - b 85efc │ │ │ │ + ldm r0, {r0, r4, r5} │ │ │ │ + bl a6084 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 21c54 │ │ │ │ + b 89e50 │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ - ldr r2, [pc, #176] @ 860a4 │ │ │ │ - ldr r3, [r6] │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, #0 │ │ │ │ + ldr r2, [pc, #168] @ 8a004 │ │ │ │ ldrd r4, [sp, #60] @ 0x3c │ │ │ │ - bl ab6e0 │ │ │ │ + ldr r3, [r6] │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ mov r0, r6 │ │ │ │ - bl a0c60 │ │ │ │ - b 85fbc │ │ │ │ - ldr r2, [pc, #132] @ 860a8 │ │ │ │ - add r2, pc, r2 │ │ │ │ - b 85e70 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq r8, fp, r4, asr #19 │ │ │ │ - strhteq r8, [fp], -r8 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq r8, ip, r8, lsr #4 │ │ │ │ - andseq sl, r7, ip, lsr #13 │ │ │ │ - strdeq r8, [ip], -r8 @ │ │ │ │ - andseq r7, r5, r0, lsl r1 │ │ │ │ - andseq r7, r5, r4, asr r1 │ │ │ │ - andeq r1, r0, r0, lsl #24 │ │ │ │ - ldrdeq r4, [fp], -r8 @ │ │ │ │ - eoreq r8, ip, ip, lsr r1 │ │ │ │ - andseq sl, r7, r0, ror #10 │ │ │ │ - andseq r6, r5, r4, asr #31 │ │ │ │ - andeq r1, r0, r0, lsl ip │ │ │ │ - eoreq r7, ip, r4, ror #31 │ │ │ │ - andseq r6, r5, r8, ror lr │ │ │ │ - eoreq r7, ip, ip, asr #30 │ │ │ │ - andseq r6, r5, r8, asr #27 │ │ │ │ - eoreq r7, ip, r4, lsr lr │ │ │ │ - eoreq r7, ip, r4, lsr #28 │ │ │ │ - strdeq r7, [ip], -r0 @ │ │ │ │ - andseq r6, r5, r4, lsr #25 │ │ │ │ - @ instruction: 0x00156cd8 │ │ │ │ - andseq r6, r5, r8, asr #25 │ │ │ │ - andseq r6, r5, ip, lsl #25 │ │ │ │ - andseq r6, r5, r4, lsr fp │ │ │ │ - strhteq r8, [fp], -r4 │ │ │ │ - @ instruction: 0x00156afc │ │ │ │ - andseq r6, r5, r4, ror #21 │ │ │ │ - andseq r6, r5, r0, ror #21 │ │ │ │ - mulseq r5, r0, sl │ │ │ │ - andseq r6, r4, ip, lsr #6 │ │ │ │ + bl a6084 │ │ │ │ + b 89f1c │ │ │ │ + ldr r2, [pc, #132] @ 8a008 │ │ │ │ + add r2, pc, r2 │ │ │ │ + b 89dc0 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eoreq r4, sp, r0, asr #20 │ │ │ │ + eoreq r4, sp, r4, lsr sl │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eoreq r4, lr, r4, lsr #5 │ │ │ │ + mlaeq lr, ip, r2, r4 │ │ │ │ + andseq r8, r8, r4, ror #18 │ │ │ │ + andseq r5, r6, ip, asr #7 │ │ │ │ + andseq r5, r6, r4, lsl r4 │ │ │ │ + andeq r1, r0, ip, ror #23 │ │ │ │ + eoreq r0, sp, r8, ror #30 │ │ │ │ + strhteq r4, [lr], -ip │ │ │ │ + andseq r8, r8, ip, lsr #16 │ │ │ │ + andseq r5, r6, ip, lsl #5 │ │ │ │ + strdeq r1, [r0], -ip │ │ │ │ + eoreq r4, lr, r8, rrx │ │ │ │ + andseq r5, r6, r8, asr #2 │ │ │ │ + eoreq r3, lr, ip, asr #31 │ │ │ │ + andseq r5, r6, r8, lsr #1 │ │ │ │ + ldrdeq r3, [lr], -r4 @ │ │ │ │ + strhteq r3, [lr], -r8 │ │ │ │ + eoreq r3, lr, r0, lsr #29 │ │ │ │ + andseq r4, r6, r0, lsr #31 │ │ │ │ + @ instruction: 0x00164fd8 │ │ │ │ + andseq r4, r6, r8, asr #31 │ │ │ │ + andseq r4, r6, r0, lsl #31 │ │ │ │ + andseq r4, r6, r0, lsr #28 │ │ │ │ + eoreq r4, sp, r0, ror r4 │ │ │ │ + @ instruction: 0x00164dd8 │ │ │ │ + @ instruction: 0x00164dd4 │ │ │ │ + andseq r4, r6, r8, asr #27 │ │ │ │ + andseq r4, r6, r4, ror sp │ │ │ │ + andseq r4, r5, ip, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r3, [pc, #232] @ 861ac │ │ │ │ + ldr r3, [pc, #248] @ 8a128 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3, #32] │ │ │ │ cmp r4, #0 │ │ │ │ - beq 861a4 │ │ │ │ - ldr r7, [pc, #216] @ 861b0 │ │ │ │ + beq 8a120 │ │ │ │ + ldr r7, [pc, #232] @ 8a12c │ │ │ │ mov r5, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ - b 8610c │ │ │ │ - bl 24c8c │ │ │ │ + b 8a078 │ │ │ │ + bl 24bb8 │ │ │ │ ldrd r0, [r6, #4] │ │ │ │ add r0, r0, #16 │ │ │ │ - bl aad38 │ │ │ │ + bl b0b24 │ │ │ │ ldr r4, [r7, #32] │ │ │ │ add r3, r4, r5 │ │ │ │ + add r5, r5, #16 │ │ │ │ ldr r0, [r3, #12] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ cmp r4, #0 │ │ │ │ - add r5, r5, #16 │ │ │ │ - beq 861a4 │ │ │ │ + beq 8a120 │ │ │ │ ldr r0, [r4, r5] │ │ │ │ add r6, r4, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 860e0 │ │ │ │ + bne 8a04c │ │ │ │ mov r0, r4 │ │ │ │ - bl 24c8c │ │ │ │ - ldr r3, [pc, #136] @ 861b4 │ │ │ │ + bl 24bb8 │ │ │ │ + ldr r3, [pc, #152] @ 8a130 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r5, [r3, #28] │ │ │ │ ldr r6, [r3, #24] │ │ │ │ + str r2, [r3, #36] @ 0x24 │ │ │ │ + ldr r5, [r3, #28] │ │ │ │ cmp r5, r2 │ │ │ │ - movgt r4, r6 │ │ │ │ addgt r5, r6, r5, lsl #4 │ │ │ │ - str r2, [r3, #36] @ 0x24 │ │ │ │ - ble 86198 │ │ │ │ + movgt r4, r6 │ │ │ │ + ble 8a104 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - ble 86184 │ │ │ │ + ble 8a0f0 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ sub r3, r3, #1 │ │ │ │ - add r2, r2, r3, lsl #3 │ │ │ │ - ldr r0, [r2, #4] │ │ │ │ str r3, [r4, #8] │ │ │ │ - bl 24c8c │ │ │ │ + add r3, r2, r3, lsl #3 │ │ │ │ + ldr r0, [r3, #4] │ │ │ │ + bl 24bb8 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - bgt 86160 │ │ │ │ + bgt 8a0cc │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add r4, r4, #16 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ cmp r5, r4 │ │ │ │ - bne 8614c │ │ │ │ + bne 8a0b8 │ │ │ │ + ldrd r4, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 24c8c │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + ldr lr, [sp, #20] │ │ │ │ + add sp, sp, #24 │ │ │ │ + b 24bb8 │ │ │ │ mov r4, #0 │ │ │ │ - b 8611c │ │ │ │ - eoreq r7, ip, r8, lsl fp │ │ │ │ - eoreq r7, ip, r0, lsl #22 │ │ │ │ - eoreq r7, ip, ip, lsr #21 │ │ │ │ + b 8a088 │ │ │ │ + eoreq r3, lr, ip, lsr #23 │ │ │ │ + mlaeq lr, r4, fp, r3 │ │ │ │ + eoreq r3, lr, r0, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + strd r4, [sp, #-32]! @ 0xffffffe0 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + str sl, [sp, #24] │ │ │ │ + str lr, [sp, #28] │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r5, [pc, #384] @ 86350 │ │ │ │ - ldr r3, [r0, #40] @ 0x28 │ │ │ │ + ldr r5, [pc, #404] @ 8a2f0 │ │ │ │ + ldr r2, [r0, #40] @ 0x28 │ │ │ │ add r5, pc, r5 │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - ldr r7, [r3] │ │ │ │ - cmp r2, #0 │ │ │ │ - ble 86288 │ │ │ │ + ldr r3, [r5, #28] │ │ │ │ + ldr r7, [r2] │ │ │ │ + cmp r3, #0 │ │ │ │ + ble 8a228 │ │ │ │ mov r8, r0 │ │ │ │ mov r6, r1 │ │ │ │ mov r4, #0 │ │ │ │ - b 86204 │ │ │ │ + b 8a18c │ │ │ │ ldr r3, [r5, #28] │ │ │ │ - add r4, r4, #1 │ │ │ │ cmp r4, r3 │ │ │ │ - bge 86290 │ │ │ │ + bge 8a230 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r1, r7 │ │ │ │ - ldr r0, [r3, r4, lsl #4] │ │ │ │ - bl 21df4 │ │ │ │ lsl r9, r4, #4 │ │ │ │ + ldr r0, [r3, r4, lsl #4] │ │ │ │ + add r4, r4, #1 │ │ │ │ + bl 21d5c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 861f4 │ │ │ │ + bne 8a180 │ │ │ │ ldr lr, [r5, #24] │ │ │ │ adds lr, lr, r9 │ │ │ │ - beq 86290 │ │ │ │ + beq 8a230 │ │ │ │ ldr r1, [lr, #8] │ │ │ │ cmp r1, #0 │ │ │ │ - ble 8627c │ │ │ │ + ble 8a21c │ │ │ │ ldr ip, [lr, #4] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, ip │ │ │ │ - b 86254 │ │ │ │ + b 8a1e0 │ │ │ │ cmp r3, r1 │ │ │ │ add r2, r2, #8 │ │ │ │ - beq 8627c │ │ │ │ + beq 8a21c │ │ │ │ ldr r0, [ip, r3, lsl #3] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r0, r6 │ │ │ │ - bne 86248 │ │ │ │ + bne 8a1d4 │ │ │ │ ldr r0, [r2, #4] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 86274 │ │ │ │ - bl 3acfc │ │ │ │ + beq 8a200 │ │ │ │ + bl 3b908 │ │ │ │ mov r0, #1 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldr sl, [sp, #24] │ │ │ │ + add sp, sp, #28 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr lr, [lr, #12] │ │ │ │ cmp lr, #0 │ │ │ │ - bne 8622c │ │ │ │ + bne 8a1b8 │ │ │ │ mov r0, #0 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldr r5, [pc, #188] @ 86354 │ │ │ │ + b 8a204 │ │ │ │ + ldr r5, [pc, #188] @ 8a2f4 │ │ │ │ ldr r3, [r8, #40] @ 0x28 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [r5, #28] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ ldr r8, [r3, #4] │ │ │ │ - ble 86288 │ │ │ │ + ble 8a228 │ │ │ │ mov r4, #0 │ │ │ │ - b 862c8 │ │ │ │ + b 8a264 │ │ │ │ ldr r3, [r5, #28] │ │ │ │ - add r4, r4, #1 │ │ │ │ cmp r4, r3 │ │ │ │ - bge 862f0 │ │ │ │ + bge 8a290 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r1, r8 │ │ │ │ - ldr r0, [r3, r4, lsl #4] │ │ │ │ - bl 21df4 │ │ │ │ lsl r7, r4, #4 │ │ │ │ + ldr r0, [r3, r4, lsl #4] │ │ │ │ + add r4, r4, #1 │ │ │ │ + bl 21d5c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 862b8 │ │ │ │ + bne 8a258 │ │ │ │ ldr lr, [r5, #24] │ │ │ │ adds lr, lr, r7 │ │ │ │ - bne 8622c │ │ │ │ - ldr r5, [pc, #96] @ 86358 │ │ │ │ + bne 8a1b8 │ │ │ │ + ldr r5, [pc, #96] @ 8a2f8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, #28] │ │ │ │ cmp r3, #0 │ │ │ │ - ble 86288 │ │ │ │ - ldr r8, [pc, #80] @ 8635c │ │ │ │ + ble 8a228 │ │ │ │ + ldr r8, [pc, #80] @ 8a2fc │ │ │ │ mov r4, #0 │ │ │ │ add r8, pc, r8 │ │ │ │ - b 86324 │ │ │ │ + b 8a2c0 │ │ │ │ ldr r3, [r5, #28] │ │ │ │ - add r4, r4, #1 │ │ │ │ cmp r4, r3 │ │ │ │ - bge 86288 │ │ │ │ + bge 8a228 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r1, r8 │ │ │ │ - ldr r0, [r3, r4, lsl #4] │ │ │ │ - bl 21df4 │ │ │ │ lsl r7, r4, #4 │ │ │ │ + ldr r0, [r3, r4, lsl #4] │ │ │ │ + add r4, r4, #1 │ │ │ │ + bl 21d5c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 86314 │ │ │ │ + bne 8a2b4 │ │ │ │ ldr lr, [r5, #24] │ │ │ │ adds lr, lr, r7 │ │ │ │ - bne 8622c │ │ │ │ - b 86288 │ │ │ │ - eoreq r7, ip, r8, lsl #20 │ │ │ │ - eoreq r7, ip, r0, asr #18 │ │ │ │ - eoreq r7, ip, r4, ror #17 │ │ │ │ - andseq r9, r7, r0, lsr #17 │ │ │ │ + bne 8a1b8 │ │ │ │ + b 8a228 │ │ │ │ + eoreq r3, lr, ip, ror sl │ │ │ │ + eoreq r3, lr, r0, lsr #19 │ │ │ │ + eoreq r3, lr, r4, asr #18 │ │ │ │ + andseq r7, r8, r0, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r3, [pc, #252] @ 86474 │ │ │ │ + ldr r3, [pc, #272] @ 8a434 │ │ │ │ mov r6, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r5, [r3, #32] │ │ │ │ ldr r1, [r5] │ │ │ │ cmp r1, #0 │ │ │ │ - beq 86458 │ │ │ │ + beq 8a418 │ │ │ │ mov r4, #0 │ │ │ │ - b 863a4 │ │ │ │ + b 8a350 │ │ │ │ add r4, r4, #16 │ │ │ │ ldr r1, [r5, r4] │ │ │ │ cmp r1, #0 │ │ │ │ - beq 86458 │ │ │ │ + beq 8a418 │ │ │ │ mov r0, r6 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - bne 86394 │ │ │ │ + bne 8a340 │ │ │ │ mov r1, #44 @ 0x2c │ │ │ │ - mov r0, #1 │ │ │ │ - bl 25460 │ │ │ │ add r5, r5, r4 │ │ │ │ + mov r0, #1 │ │ │ │ + bl 2538c │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ mov r7, r0 │ │ │ │ - ldrd r0, [r5, #4] │ │ │ │ - add r0, r0, #16 │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + add r0, r3, #16 │ │ │ │ str r0, [r7, #20] │ │ │ │ - bl aada8 │ │ │ │ - ldr r2, [pc, #152] @ 86478 │ │ │ │ + bl b0ba8 │ │ │ │ + ldr r2, [pc, #168] @ 8a438 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, #32] │ │ │ │ ldr r2, [r2, #20] │ │ │ │ add r3, r3, r4 │ │ │ │ + ldr r1, [r3, #12] │ │ │ │ str r2, [r7] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ - ldr r1, [r3, #12] │ │ │ │ - str r3, [r7, #40] @ 0x28 │ │ │ │ - ldr r3, [r2, #32] │ │ │ │ str r0, [r7, #24] │ │ │ │ mov r0, r7 │ │ │ │ + str r3, [r7, #40] @ 0x28 │ │ │ │ + ldr r3, [r2, #32] │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 8641c │ │ │ │ + beq 8a3dc │ │ │ │ + ldrd r4, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r1, [r7, #24] │ │ │ │ cmp r1, #0 │ │ │ │ - beq 86430 │ │ │ │ + beq 8a3f0 │ │ │ │ ldr r0, [r7, #20] │ │ │ │ - bl aad38 │ │ │ │ + bl b0b24 │ │ │ │ mov r0, r7 │ │ │ │ - bl 24c8c │ │ │ │ - ldr r2, [pc, #60] @ 8647c │ │ │ │ + bl 24bb8 │ │ │ │ + ldr r2, [pc, #60] @ 8a43c │ │ │ │ mov r3, r6 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, #0 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r7, #0 │ │ │ │ - b 86414 │ │ │ │ - ldr r2, [pc, #32] @ 86480 │ │ │ │ + b 8a3c4 │ │ │ │ + ldr r2, [pc, #32] @ 8a440 │ │ │ │ mov r3, r6 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, #0 │ │ │ │ - bl ab6e0 │ │ │ │ - b 86450 │ │ │ │ - eoreq r7, ip, r0, ror #16 │ │ │ │ - strdeq r7, [ip], -ip @ │ │ │ │ - andseq r6, r5, r4, ror r7 │ │ │ │ - andseq r6, r5, r8, lsr r7 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 8a410 │ │ │ │ + strhteq r3, [lr], -r4 │ │ │ │ + eoreq r3, lr, ip, asr #16 │ │ │ │ + @ instruction: 0x001649fc │ │ │ │ + andseq r4, r6, r0, asr #19 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ cmp r2, #0 │ │ │ │ - bxeq lr │ │ │ │ + beq 8a460 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - bxeq lr │ │ │ │ + beq 8a460 │ │ │ │ bx r3 │ │ │ │ - ldr r2, [pc, #28] @ 864c4 │ │ │ │ - ldr r3, [pc, #28] @ 864c8 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r3, pc, r3 │ │ │ │ + bx lr │ │ │ │ + ldr r3, [pc, #28] @ 8a488 │ │ │ │ mov r1, #1 │ │ │ │ - vstr d0, [r2, #8] │ │ │ │ - str r1, [r3, #40] @ 0x28 │ │ │ │ - vstr d1, [r2, #16] │ │ │ │ + ldr r2, [pc, #24] @ 8a48c │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + vstr d0, [r3, #8] │ │ │ │ + vstr d1, [r3, #16] │ │ │ │ + str r1, [r2, #40] @ 0x28 │ │ │ │ bx lr │ │ │ │ - eoreq r1, ip, r0, lsl #28 │ │ │ │ - eoreq r7, ip, ip, lsr #14 │ │ │ │ + eoreq sp, sp, r8, lsr lr │ │ │ │ + eoreq r3, lr, r4, ror #14 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - bxeq lr │ │ │ │ + beq 8a4a0 │ │ │ │ bx r3 │ │ │ │ + bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #16] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 86500 │ │ │ │ + beq 8a4cc │ │ │ │ blx r3 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ cmp r1, #0 │ │ │ │ - beq 86514 │ │ │ │ + beq 8a4e0 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl aad38 │ │ │ │ + bl b0b24 │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - pop {r4, lr} │ │ │ │ - b 24c8c │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #8 │ │ │ │ + b 24bb8 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 86530 │ │ │ │ + beq 8a504 │ │ │ │ bx r3 │ │ │ │ - b 861b8 │ │ │ │ + b 8a134 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ - ldr r2, [pc, #844] @ 8689c │ │ │ │ + ldr r2, [pc, #884] @ 8a8a8 │ │ │ │ mov r9, r3 │ │ │ │ - ldr r3, [pc, #840] @ 868a0 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ + mov r7, r0 │ │ │ │ + ldr r3, [pc, #872] @ 8a8ac │ │ │ │ + ldr r8, [pc, #872] @ 8a8b0 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r1, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - mov r7, r0 │ │ │ │ + movw r2, #21024 @ 0x5220 │ │ │ │ + movt r2, #16967 @ 0x4247 │ │ │ │ + add r8, pc, r8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - ldr r0, [r0, #16] │ │ │ │ - ldr r3, [pc, #804] @ 868a4 │ │ │ │ - ldr r8, [pc, #804] @ 868a8 │ │ │ │ - cmp r0, r3 │ │ │ │ - add r8, pc, r8 │ │ │ │ - bhi 86618 │ │ │ │ - sub r3, r3, #21 │ │ │ │ - cmp r0, r3 │ │ │ │ - bls 865bc │ │ │ │ - ldr r3, [pc, #780] @ 868ac │ │ │ │ - ldr r2, [pc, #780] @ 868b0 │ │ │ │ - add r3, r0, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - cmp r3, #20 │ │ │ │ - bhi 86674 │ │ │ │ - ldrb r3, [r2, r3] │ │ │ │ - add pc, pc, r3, lsl #2 │ │ │ │ + ldr r3, [r0, #16] │ │ │ │ + str r1, [sp, #20] │ │ │ │ + cmp r3, r2 │ │ │ │ + bhi 8a604 │ │ │ │ + movw r2, #21003 @ 0x520b │ │ │ │ + movt r2, #16967 @ 0x4247 │ │ │ │ + cmp r3, r2 │ │ │ │ + bls 8a5ac │ │ │ │ + ldr r1, [pc, #808] @ 8a8b4 │ │ │ │ + movw r2, #44532 @ 0xadf4 │ │ │ │ + movt r2, #48568 @ 0xbdb8 │ │ │ │ + add r2, r3, r2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + cmp r2, #20 │ │ │ │ + bhi 8a66c │ │ │ │ + ldrb r2, [r1, r2] │ │ │ │ + add pc, pc, r2, lsl #2 │ │ │ │ nop {0} │ │ │ │ - add r3, r3, #844 @ 0x34c │ │ │ │ - add r3, r3, #-268435454 @ 0xf0000002 │ │ │ │ - add r3, r3, #1179648 @ 0x120000 │ │ │ │ - cmp r0, r3 │ │ │ │ - beq 866b4 │ │ │ │ - bhi 86654 │ │ │ │ - ldr r3, [pc, #728] @ 868b4 │ │ │ │ - cmp r0, r3 │ │ │ │ - beq 86608 │ │ │ │ - bhi 86838 │ │ │ │ - add r3, r3, #-285212672 @ 0xef000000 │ │ │ │ - add r3, r3, #15597568 @ 0xee0000 │ │ │ │ - add r3, r3, #1040 @ 0x410 │ │ │ │ - cmp r0, r3 │ │ │ │ - beq 86608 │ │ │ │ - add r3, r3, #268435456 @ 0x10000000 │ │ │ │ - add r3, r3, #1048576 @ 0x100000 │ │ │ │ - cmp r0, r3 │ │ │ │ - bne 86674 │ │ │ │ - ldr r3, [pc, #680] @ 868b8 │ │ │ │ + movw r2, #21849 @ 0x5559 │ │ │ │ + movt r2, #12889 @ 0x3259 │ │ │ │ + cmp r3, r2 │ │ │ │ + beq 8a6c0 │ │ │ │ + bhi 8a64c │ │ │ │ + movw r2, #13385 @ 0x3449 │ │ │ │ + movt r2, #12338 @ 0x3032 │ │ │ │ + cmp r3, r2 │ │ │ │ + beq 8a5f4 │ │ │ │ + bhi 8a840 │ │ │ │ + movw r2, #14425 @ 0x3859 │ │ │ │ + movt r2, #8224 @ 0x2020 │ │ │ │ + cmp r3, r2 │ │ │ │ + beq 8a5f4 │ │ │ │ + movw r2, #14425 @ 0x3859 │ │ │ │ + movt r2, #12336 @ 0x3030 │ │ │ │ + cmp r3, r2 │ │ │ │ + bne 8a66c │ │ │ │ + ldr r3, [pc, #700] @ 8a8b8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ - b 866c0 │ │ │ │ - ldr r3, [pc, #668] @ 868bc │ │ │ │ - cmp r0, r3 │ │ │ │ - bhi 86808 │ │ │ │ - sub r3, r3, #21 │ │ │ │ - cmp r0, r3 │ │ │ │ - bls 86674 │ │ │ │ - ldr r3, [pc, #648] @ 868c0 │ │ │ │ - ldr r2, [pc, #648] @ 868c4 │ │ │ │ - add r3, r0, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - cmp r3, #20 │ │ │ │ - bhi 86674 │ │ │ │ - ldrb r3, [r2, r3] │ │ │ │ - add pc, pc, r3, lsl #2 │ │ │ │ + b 8a6cc │ │ │ │ + movw r2, #16928 @ 0x4220 │ │ │ │ + movt r2, #21063 @ 0x5247 │ │ │ │ + cmp r3, r2 │ │ │ │ + bhi 8a810 │ │ │ │ + movw r2, #16907 @ 0x420b │ │ │ │ + movt r2, #21063 @ 0x5247 │ │ │ │ + cmp r3, r2 │ │ │ │ + bls 8a66c │ │ │ │ + ldr r1, [pc, #656] @ 8a8bc │ │ │ │ + movw r2, #48628 @ 0xbdf4 │ │ │ │ + movt r2, #44472 @ 0xadb8 │ │ │ │ + add r2, r3, r2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + cmp r2, #20 │ │ │ │ + bhi 8a66c │ │ │ │ + ldrb r2, [r1, r2] │ │ │ │ + add pc, pc, r2, lsl #2 │ │ │ │ nop {0} │ │ │ │ - ldr r3, [pc, #620] @ 868c8 │ │ │ │ - cmp r0, r3 │ │ │ │ - beq 86608 │ │ │ │ - add r3, r3, #2424832 @ 0x250000 │ │ │ │ - add r3, r3, #4096 @ 0x1000 │ │ │ │ - add r3, r3, #16 │ │ │ │ - cmp r0, r3 │ │ │ │ - beq 86608 │ │ │ │ - ldr r2, [pc, #592] @ 868cc │ │ │ │ + movw r2, #17993 @ 0x4649 │ │ │ │ + movt r2, #14640 @ 0x3930 │ │ │ │ + cmp r3, r2 │ │ │ │ + beq 8a5f4 │ │ │ │ + movw r2, #22105 @ 0x5659 │ │ │ │ + movt r2, #14677 @ 0x3955 │ │ │ │ + cmp r3, r2 │ │ │ │ + beq 8a5f4 │ │ │ │ + ldr r2, [pc, #588] @ 8a8c0 │ │ │ │ mov r1, #2 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #0 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #576] @ 868d0 │ │ │ │ - ldr r3, [pc, #524] @ 868a0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r2, [pc, #572] @ 8a8c4 │ │ │ │ + ldr r3, [pc, #544] @ 8a8ac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 86898 │ │ │ │ + bne 8a8a4 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r3, [pc, #536] @ 868d4 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r3, [pc, #512] @ 8a8c8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 8577c │ │ │ │ + bl 896cc │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 86710 │ │ │ │ - ldr r3, [pc, #500] @ 868d8 │ │ │ │ + beq 8a71c │ │ │ │ + ldr r3, [pc, #476] @ 8a8cc │ │ │ │ add r4, sp, #24 │ │ │ │ ldr r6, [r8, r3] │ │ │ │ mov r0, r4 │ │ │ │ - bl 16467c │ │ │ │ + bl 172b2c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r6] │ │ │ │ - bl 188bc8 │ │ │ │ + bl 19898c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 866e8 │ │ │ │ + bne 8a6f4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 86688 │ │ │ │ - ldr r3, [pc, #436] @ 868d8 │ │ │ │ + beq 8a680 │ │ │ │ + ldr r3, [pc, #412] @ 8a8cc │ │ │ │ ldr r6, [r8, r3] │ │ │ │ add r8, sp, #20 │ │ │ │ mov r0, r8 │ │ │ │ - bl 16467c │ │ │ │ + bl 172b2c │ │ │ │ ldr r3, [r6] │ │ │ │ - add r1, r3, r0, lsl #1 │ │ │ │ - ldrsh r2, [r1, #152] @ 0x98 │ │ │ │ - add r1, r1, #393216 @ 0x60000 │ │ │ │ - cmp r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ - ldrsh r0, [r1, #152] @ 0x98 │ │ │ │ - blt 867e8 │ │ │ │ - ldr r1, [r7, #36] @ 0x24 │ │ │ │ + add r2, r3, r0, lsl #1 │ │ │ │ + ldrsh r1, [r2, #152] @ 0x98 │ │ │ │ + add r2, r2, #393216 @ 0x60000 │ │ │ │ + ldrsh r0, [r2, #152] @ 0x98 │ │ │ │ + cmp r1, #0 │ │ │ │ + blt 8a7f0 │ │ │ │ + ldr r2, [r7, #36] @ 0x24 │ │ │ │ add ip, r5, r0 │ │ │ │ - cmp ip, r1 │ │ │ │ - bgt 867e8 │ │ │ │ - add r2, r3, r2, lsl #2 │ │ │ │ - ldr ip, [r2, #24] │ │ │ │ + cmp ip, r2 │ │ │ │ + bgt 8a7f0 │ │ │ │ + add r2, r3, r1, lsl #2 │ │ │ │ ldr lr, [r7, #40] @ 0x28 │ │ │ │ + ldr ip, [r2, #24] │ │ │ │ ldr r1, [ip, #12] │ │ │ │ add sl, r9, r1 │ │ │ │ cmp sl, lr │ │ │ │ - bhi 867e8 │ │ │ │ - ldr sl, [r7, #60] @ 0x3c │ │ │ │ + bhi 8a7f0 │ │ │ │ + ldr fp, [r7, #60] @ 0x3c │ │ │ │ ldrb lr, [r7, #12] │ │ │ │ - mul sl, r9, sl │ │ │ │ + ldr r2, [r2, #88] @ 0x58 │ │ │ │ + mul sl, r9, fp │ │ │ │ lsr lr, lr, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ mla sl, r5, lr, sl │ │ │ │ ldr lr, [r7, #44] @ 0x2c │ │ │ │ - ldr r2, [r2, #88] @ 0x58 │ │ │ │ add lr, lr, sl │ │ │ │ add sl, r4, #32768 @ 0x8000 │ │ │ │ add sl, sl, #38 @ 0x26 │ │ │ │ + add r4, r4, #196608 @ 0x30000 │ │ │ │ ldr r3, [r3, sl, lsl #2] │ │ │ │ - ldr r2, [r2] │ │ │ │ + add r4, r4, #76 @ 0x4c │ │ │ │ + lsl r4, r4, #1 │ │ │ │ ldr sl, [ip] │ │ │ │ - ldr fp, [r7, #60] @ 0x3c │ │ │ │ - str fp, [sp, #8] │ │ │ │ str lr, [sp, #4] │ │ │ │ + str fp, [sp, #8] │ │ │ │ ldr ip, [ip, #8] │ │ │ │ add r2, r2, r3 │ │ │ │ - str ip, [sp] │ │ │ │ add r3, sl, r3 │ │ │ │ + str ip, [sp] │ │ │ │ ldr ip, [sp, #16] │ │ │ │ - add r4, r4, #196608 @ 0x30000 │ │ │ │ blx ip │ │ │ │ - add r4, r4, #76 @ 0x4c │ │ │ │ ldr r3, [r6] │ │ │ │ - lsl r4, r4, #1 │ │ │ │ ldrsh r0, [r3, r4] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r2, [r3, #16] │ │ │ │ ldrb r3, [r1] │ │ │ │ add r0, r0, r2 │ │ │ │ - cmp r3, #0 │ │ │ │ add r5, r5, r0 │ │ │ │ - bne 86728 │ │ │ │ - b 86688 │ │ │ │ - ldr r3, [pc, #204] @ 868dc │ │ │ │ - cmp r0, r3 │ │ │ │ - beq 86608 │ │ │ │ - add r3, r3, #50331648 @ 0x3000000 │ │ │ │ - add r3, r3, #65536 @ 0x10000 │ │ │ │ - add r3, r3, #12 │ │ │ │ - cmp r0, r3 │ │ │ │ - bne 86674 │ │ │ │ - ldr r3, [pc, #176] @ 868e0 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 8a734 │ │ │ │ + b 8a680 │ │ │ │ + movw r2, #22857 @ 0x5949 │ │ │ │ + movt r2, #22101 @ 0x5655 │ │ │ │ + cmp r3, r2 │ │ │ │ + beq 8a5f4 │ │ │ │ + movw r2, #22869 @ 0x5955 │ │ │ │ + movt r2, #22870 @ 0x5956 │ │ │ │ + cmp r3, r2 │ │ │ │ + bne 8a66c │ │ │ │ + ldr r3, [pc, #152] @ 8a8d0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ - b 866c0 │ │ │ │ - ldr r3, [pc, #164] @ 868e4 │ │ │ │ - cmp r0, r3 │ │ │ │ - beq 86608 │ │ │ │ - b 86674 │ │ │ │ - ldr r3, [pc, #152] @ 868e8 │ │ │ │ + b 8a6cc │ │ │ │ + movw r2, #22105 @ 0x5659 │ │ │ │ + movt r2, #12849 @ 0x3231 │ │ │ │ + cmp r3, r2 │ │ │ │ + beq 8a5f4 │ │ │ │ + b 8a66c │ │ │ │ + ldr r3, [pc, #120] @ 8a8d4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ - b 866c0 │ │ │ │ - ldr r3, [pc, #140] @ 868ec │ │ │ │ + b 8a6cc │ │ │ │ + ldr r3, [pc, #108] @ 8a8d8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ - b 866c0 │ │ │ │ - ldr r3, [pc, #128] @ 868f0 │ │ │ │ + b 8a6cc │ │ │ │ + ldr r3, [pc, #96] @ 8a8dc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ - b 866c0 │ │ │ │ - ldr r3, [pc, #116] @ 868f4 │ │ │ │ + b 8a6cc │ │ │ │ + ldr r3, [pc, #84] @ 8a8e0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ - b 866c0 │ │ │ │ - ldr r3, [pc, #104] @ 868f8 │ │ │ │ + b 8a6cc │ │ │ │ + ldr r3, [pc, #72] @ 8a8e4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ - b 866c0 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq r7, fp, r8, ror #26 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - submi r5, r7, #32, 4 │ │ │ │ - eoreq r7, fp, ip, lsr sp │ │ │ │ - ldclt 13, cr10, [r8, #976]! @ 0x3d0 │ │ │ │ - andseq r2, sp, r2, asr sp │ │ │ │ - eorscc r3, r2, r9, asr #8 │ │ │ │ - ldrdeq r1, [r0], -r8 │ │ │ │ - subpl r4, r7, #32, 4 │ │ │ │ - ldcge 13, cr11, [r8, #976]! @ 0x3d0 │ │ │ │ - andseq r2, sp, pc, asr #25 │ │ │ │ - ldmdbcc r0!, {r0, r3, r6, r9, sl, lr} │ │ │ │ - andseq r6, r5, r8, asr r5 │ │ │ │ - eoreq r7, fp, r0, lsr ip │ │ │ │ - muleq r0, r4, ip │ │ │ │ - andeq r1, r0, r0, lsr #21 │ │ │ │ - ldrbpl r5, [r5], -r9, asr #18 │ │ │ │ - andeq r1, r0, ip, lsl #23 │ │ │ │ - eorscc r5, r1, #93323264 @ 0x5900000 │ │ │ │ - andeq r1, r0, r0, lsl #11 │ │ │ │ - andeq r1, r0, r4, lsr ip │ │ │ │ - andeq r1, r0, r8, lsr r6 │ │ │ │ - andeq r1, r0, ip, lsr #22 │ │ │ │ - andeq r1, r0, r4, lsr #21 │ │ │ │ + b 8a6cc │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eoreq r3, sp, ip, lsl #27 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eoreq r3, sp, ip, ror sp │ │ │ │ + @ instruction: 0x001e0fb2 │ │ │ │ + andeq r1, r0, r4, asr #17 │ │ │ │ + andseq r0, lr, r7, lsr #30 │ │ │ │ + andseq r4, r6, ip, lsr #15 │ │ │ │ + eoreq r3, sp, r8, asr #24 │ │ │ │ + andeq r1, r0, r0, lsl #25 │ │ │ │ + andeq r1, r0, ip, lsl #21 │ │ │ │ + andeq r1, r0, r8, ror fp │ │ │ │ + andeq r1, r0, ip, ror #10 │ │ │ │ + andeq r1, r0, r0, lsr #24 │ │ │ │ + andeq r1, r0, r4, lsr #12 │ │ │ │ + andeq r1, r0, r8, lsl fp │ │ │ │ + muleq r0, r0, sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ + ldr r1, [pc, #260] @ 8aa0c │ │ │ │ sub sp, sp, #16 │ │ │ │ + ldr r3, [pc, #256] @ 8aa10 │ │ │ │ str r0, [sp, #4] │ │ │ │ - str r0, [sp, #8] │ │ │ │ - ldrb r1, [r0] │ │ │ │ - mov r3, r0 │ │ │ │ - ldr r0, [pc, #248] @ 86a20 │ │ │ │ - cmp r1, #0 │ │ │ │ - ldr r1, [pc, #244] @ 86a24 │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #240] @ 86a28 │ │ │ │ - ldr r1, [r0, r1] │ │ │ │ + ldr r2, [pc, #252] @ 8aa14 │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [r1, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r1] │ │ │ │ - str r1, [sp, #12] │ │ │ │ - mov r1, #0 │ │ │ │ - beq 869fc │ │ │ │ - ldr r3, [pc, #216] @ 86a2c │ │ │ │ + ldr r3, [r3] │ │ │ │ + str r3, [sp, #12] │ │ │ │ + mov r3, #0 │ │ │ │ + str r0, [sp, #8] │ │ │ │ + ldrb r3, [r0] │ │ │ │ + cmp r3, #0 │ │ │ │ + ldr r3, [pc, #216] @ 8aa18 │ │ │ │ + ldreq r4, [r2, r3] │ │ │ │ + beq 8a974 │ │ │ │ add r5, sp, #8 │ │ │ │ ldr r4, [r2, r3] │ │ │ │ mov r0, r5 │ │ │ │ - bl 16467c │ │ │ │ + bl 172b2c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 188bc8 │ │ │ │ + bl 19898c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 86958 │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - ldrb r6, [r3] │ │ │ │ + bne 8a94c │ │ │ │ + ldr r0, [sp, #4] │ │ │ │ + ldrb r6, [r0] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 86a10 │ │ │ │ + beq 8a9fc │ │ │ │ mov r6, #0 │ │ │ │ add r5, sp, #4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 16467c │ │ │ │ + bl 172b2c │ │ │ │ ldr r3, [r4] │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - ldr r2, [r3, #16] │ │ │ │ - ldrb r1, [r1] │ │ │ │ - cmp r1, #0 │ │ │ │ add r0, r0, #196608 @ 0x30000 │ │ │ │ add r0, r0, #76 @ 0x4c │ │ │ │ + ldr r1, [sp, #4] │ │ │ │ lsl r0, r0, #1 │ │ │ │ + ldr r2, [r3, #16] │ │ │ │ + ldrb r1, [r1] │ │ │ │ ldrsh r3, [r3, r0] │ │ │ │ + cmp r1, #0 │ │ │ │ add r3, r3, r2 │ │ │ │ add r6, r6, r3 │ │ │ │ - bne 86994 │ │ │ │ + bne 8a988 │ │ │ │ sub r0, r6, r2 │ │ │ │ - ldr r2, [pc, #88] @ 86a30 │ │ │ │ - ldr r3, [pc, #72] @ 86a24 │ │ │ │ + ldr r2, [pc, #80] @ 8aa1c │ │ │ │ + ldr r3, [pc, #64] @ 8aa10 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 86a1c │ │ │ │ + bne 8aa08 │ │ │ │ add sp, sp, #16 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - ldrb r6, [r3] │ │ │ │ - ldr r1, [pc, #36] @ 86a2c │ │ │ │ - cmp r6, #0 │ │ │ │ - ldr r4, [r2, r1] │ │ │ │ - bne 8698c │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r2, [r3, #16] │ │ │ │ - b 869cc │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - mlaeq fp, r4, r9, r7 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq r7, fp, r8, lsl #19 │ │ │ │ - andeq r1, r0, r0, lsr #21 │ │ │ │ - eoreq r7, fp, r8, ror #17 │ │ │ │ + b 8a9c0 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + strhteq r3, [sp], -ip │ │ │ │ + muleq r0, ip, ip │ │ │ │ + strhteq r3, [sp], -r4 │ │ │ │ + andeq r1, r0, ip, lsl #21 │ │ │ │ + eoreq r3, sp, r4, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, sp, #28 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - ldr r2, [pc, #412] @ 86bf0 │ │ │ │ mov r7, r3 │ │ │ │ - ldr r3, [pc, #408] @ 86bf4 │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #432] @ 8ac00 │ │ │ │ + mov r8, r1 │ │ │ │ ldr ip, [sp, #64] @ 0x40 │ │ │ │ + ldr sl, [sp, #68] @ 0x44 │ │ │ │ + stmib sp, {r2, ip} │ │ │ │ + ldr r2, [pc, #416] @ 8ac04 │ │ │ │ str r0, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ - str ip, [sp, #8] │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - ldr r2, [pc, #384] @ 86bf8 │ │ │ │ + ldr r2, [pc, #400] @ 8ac08 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ ldrb r3, [r0] │ │ │ │ - ldr sl, [sp, #68] @ 0x44 │ │ │ │ cmp r3, #0 │ │ │ │ - ldr r3, [pc, #360] @ 86bfc │ │ │ │ - mov r8, r1 │ │ │ │ + ldr r3, [pc, #380] @ 8ac0c │ │ │ │ + addne r5, sp, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3, r2] │ │ │ │ - addne r5, sp, #16 │ │ │ │ - beq 86acc │ │ │ │ + beq 8aac4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 16467c │ │ │ │ + bl 172b2c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 188bc8 │ │ │ │ + bl 19898c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 86aa4 │ │ │ │ + bne 8aa9c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldrb r5, [r0] │ │ │ │ cmp r5, #0 │ │ │ │ - ldreq ip, [r4] │ │ │ │ - moveq r9, r5 │ │ │ │ - beq 86b64 │ │ │ │ - mov r9, #0 │ │ │ │ - mov fp, r9 │ │ │ │ - mov r5, #1 │ │ │ │ - add r6, sp, #12 │ │ │ │ + movne r9, #0 │ │ │ │ + movne r5, #1 │ │ │ │ + addne r6, sp, #12 │ │ │ │ + movne fp, r9 │ │ │ │ + beq 8abf0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 16467c │ │ │ │ + bl 172b2c │ │ │ │ ldr ip, [r4] │ │ │ │ + cmp r0, #10 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [ip, #16] │ │ │ │ ldrb r1, [r3] │ │ │ │ - cmp r0, #10 │ │ │ │ - beq 86bc0 │ │ │ │ + beq 8abc0 │ │ │ │ add r0, r0, #196608 @ 0x30000 │ │ │ │ + cmp r7, #0 │ │ │ │ add r0, r0, #76 @ 0x4c │ │ │ │ lsl r0, r0, #1 │ │ │ │ - cmp r7, #0 │ │ │ │ ldrsh r3, [ip, r0] │ │ │ │ - beq 86bac │ │ │ │ + beq 8abac │ │ │ │ add r0, fp, r3 │ │ │ │ cmp r0, r8 │ │ │ │ - blt 86bac │ │ │ │ + blt 8abac │ │ │ │ sub fp, fp, r2 │ │ │ │ cmp r9, fp │ │ │ │ movlt r9, fp │ │ │ │ cmp r1, #0 │ │ │ │ add fp, r3, r2 │ │ │ │ - bne 86be4 │ │ │ │ + bne 8abe8 │ │ │ │ cmp fp, #0 │ │ │ │ sub r5, r5, #1 │ │ │ │ - ble 86b64 │ │ │ │ + ble 8ab54 │ │ │ │ sub r2, fp, r2 │ │ │ │ cmp r9, r2 │ │ │ │ movlt r9, r2 │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - ldr r2, [sp, #4] │ │ │ │ + ldrd r2, [sp, #4] │ │ │ │ str r9, [r3] │ │ │ │ ldr r3, [ip, #20] │ │ │ │ add r2, r3, r2 │ │ │ │ mla r3, r5, r2, r3 │ │ │ │ - ldr r2, [pc, #124] @ 86c00 │ │ │ │ + ldr r2, [pc, #160] @ 8ac10 │ │ │ │ str r3, [sl] │ │ │ │ - ldr r3, [pc, #104] @ 86bf4 │ │ │ │ + ldr r3, [pc, #136] @ 8ac00 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 86bec │ │ │ │ + bne 8abfc │ │ │ │ add sp, sp, #28 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ add r3, r3, r2 │ │ │ │ cmp r1, #0 │ │ │ │ add fp, fp, r3 │ │ │ │ - bne 86af0 │ │ │ │ - b 86b4c │ │ │ │ + bne 8aae0 │ │ │ │ + b 8ab3c │ │ │ │ sub r2, fp, r2 │ │ │ │ cmp r9, r2 │ │ │ │ movlt r9, r2 │ │ │ │ cmp r1, #0 │ │ │ │ - subeq r5, r5, #1 │ │ │ │ - beq 86b64 │ │ │ │ + bne 8abdc │ │ │ │ + sub r5, r5, #1 │ │ │ │ + b 8ab54 │ │ │ │ add r5, r5, #1 │ │ │ │ mov fp, #0 │ │ │ │ - b 86af0 │ │ │ │ + b 8aae0 │ │ │ │ add r5, r5, #1 │ │ │ │ - b 86af0 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq r7, fp, r8, ror #16 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - andeq r1, r0, r0, lsr #21 │ │ │ │ - eoreq r7, fp, ip, lsr #16 │ │ │ │ - eoreq r7, fp, r8, lsr r7 │ │ │ │ + b 8aae0 │ │ │ │ + ldr ip, [r4] │ │ │ │ + mov r9, r5 │ │ │ │ + b 8ab54 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eoreq r3, sp, r8, ror #16 │ │ │ │ + andeq r1, r0, ip, lsl #21 │ │ │ │ + eoreq r3, sp, r0, asr #16 │ │ │ │ + eoreq r3, sp, ip, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ mov r6, r2 │ │ │ │ - ldr r2, [pc, #2276] @ 87504 │ │ │ │ - mov r8, r3 │ │ │ │ - ldr r3, [pc, #2272] @ 87508 │ │ │ │ + ldr r2, [pc, #2308] @ 8b544 │ │ │ │ + mov fp, r3 │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ + ldr r3, [pc, #2300] @ 8b548 │ │ │ │ + str r0, [sp, #24] │ │ │ │ + ldr r4, [pc, #2296] @ 8b54c │ │ │ │ add r2, pc, r2 │ │ │ │ - str r0, [sp, #20] │ │ │ │ - str r1, [sp, #60] @ 0x3c │ │ │ │ + ldr sl, [sp, #132] @ 0x84 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - ldr r2, [pc, #2252] @ 8750c │ │ │ │ + movw r2, #21024 @ 0x5220 │ │ │ │ + movt r2, #16967 @ 0x4247 │ │ │ │ + add r4, pc, r4 │ │ │ │ + ldr r8, [sp, #140] @ 0x8c │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [r0, #16] │ │ │ │ - ldr r4, [pc, #2236] @ 87510 │ │ │ │ - cmp r3, r2 │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r9, [sp, #132] @ 0x84 │ │ │ │ - bhi 86cf0 │ │ │ │ - sub r2, r2, #21 │ │ │ │ + str r1, [sp, #60] @ 0x3c │ │ │ │ cmp r3, r2 │ │ │ │ - bls 86c94 │ │ │ │ - ldr r2, [pc, #2208] @ 87514 │ │ │ │ + bhi 8ad1c │ │ │ │ + movw r2, #21003 @ 0x520b │ │ │ │ + movt r2, #16967 @ 0x4247 │ │ │ │ + cmp r3, r2 │ │ │ │ + bls 8acc4 │ │ │ │ + ldr r1, [pc, #2224] @ 8b550 │ │ │ │ + movw r2, #44532 @ 0xadf4 │ │ │ │ + movt r2, #48568 @ 0xbdb8 │ │ │ │ add r2, r3, r2 │ │ │ │ - ldr r3, [pc, #2204] @ 87518 │ │ │ │ - add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ cmp r2, #20 │ │ │ │ - bhi 86d50 │ │ │ │ + bhi 8ad88 │ │ │ │ add r2, r2, r2 │ │ │ │ - ldrh r2, [r3, r2] │ │ │ │ + ldrh r2, [r1, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop {0} │ │ │ │ - add r2, r2, #844 @ 0x34c │ │ │ │ - add r2, r2, #-268435454 @ 0xf0000002 │ │ │ │ - add r2, r2, #1179648 @ 0x120000 │ │ │ │ - cmp r3, r2 │ │ │ │ - beq 86d90 │ │ │ │ - bhi 86d30 │ │ │ │ - ldr r2, [pc, #2152] @ 8751c │ │ │ │ - cmp r3, r2 │ │ │ │ - beq 86ce0 │ │ │ │ - bhi 8748c │ │ │ │ - add r2, r2, #-285212672 @ 0xef000000 │ │ │ │ - add r2, r2, #15597568 @ 0xee0000 │ │ │ │ - add r2, r2, #1040 @ 0x410 │ │ │ │ - cmp r3, r2 │ │ │ │ - beq 86ce0 │ │ │ │ - add r2, r2, #268435456 @ 0x10000000 │ │ │ │ - add r2, r2, #1048576 @ 0x100000 │ │ │ │ - cmp r3, r2 │ │ │ │ - bne 86d50 │ │ │ │ - ldr r3, [pc, #2104] @ 87520 │ │ │ │ - ldr r3, [r4, r3] │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - b 86d9c │ │ │ │ - ldr r2, [pc, #2092] @ 87524 │ │ │ │ + movw r2, #21849 @ 0x5559 │ │ │ │ + movt r2, #12889 @ 0x3259 │ │ │ │ cmp r3, r2 │ │ │ │ - bhi 873a4 │ │ │ │ - sub r2, r2, #21 │ │ │ │ + beq 8addc │ │ │ │ + bhi 8ad68 │ │ │ │ + movw r2, #13385 @ 0x3449 │ │ │ │ + movt r2, #12338 @ 0x3032 │ │ │ │ + cmp r3, r2 │ │ │ │ + beq 8ad0c │ │ │ │ + bhi 8b4c8 │ │ │ │ + movw r2, #14425 @ 0x3859 │ │ │ │ + movt r2, #8224 @ 0x2020 │ │ │ │ + cmp r3, r2 │ │ │ │ + beq 8ad0c │ │ │ │ + movw r2, #14425 @ 0x3859 │ │ │ │ + movt r2, #12336 @ 0x3030 │ │ │ │ cmp r3, r2 │ │ │ │ - bls 86d50 │ │ │ │ - ldr r2, [pc, #2072] @ 87528 │ │ │ │ + bne 8ad88 │ │ │ │ + ldr r3, [pc, #2112] @ 8b554 │ │ │ │ + ldr r3, [r4, r3] │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + b 8ade8 │ │ │ │ + movw r2, #16928 @ 0x4220 │ │ │ │ + movt r2, #21063 @ 0x5247 │ │ │ │ + cmp r3, r2 │ │ │ │ + bhi 8b3e0 │ │ │ │ + movw r2, #16907 @ 0x420b │ │ │ │ + movt r2, #21063 @ 0x5247 │ │ │ │ + cmp r3, r2 │ │ │ │ + bls 8ad88 │ │ │ │ + ldr r1, [pc, #2068] @ 8b558 │ │ │ │ + movw r2, #48628 @ 0xbdf4 │ │ │ │ + movt r2, #44472 @ 0xadb8 │ │ │ │ add r2, r3, r2 │ │ │ │ - ldr r3, [pc, #2068] @ 8752c │ │ │ │ - add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ cmp r2, #20 │ │ │ │ - bhi 86d50 │ │ │ │ + bhi 8ad88 │ │ │ │ add r2, r2, r2 │ │ │ │ - ldrh r2, [r3, r2] │ │ │ │ + ldrh r2, [r1, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop {0} │ │ │ │ - ldr r2, [pc, #2040] @ 87530 │ │ │ │ + movw r2, #17993 @ 0x4649 │ │ │ │ + movt r2, #14640 @ 0x3930 │ │ │ │ cmp r3, r2 │ │ │ │ - beq 86ce0 │ │ │ │ - add r2, r2, #2424832 @ 0x250000 │ │ │ │ - add r2, r2, #4096 @ 0x1000 │ │ │ │ - add r2, r2, #16 │ │ │ │ + beq 8ad0c │ │ │ │ + movw r2, #22105 @ 0x5659 │ │ │ │ + movt r2, #14677 @ 0x3955 │ │ │ │ cmp r3, r2 │ │ │ │ - beq 86ce0 │ │ │ │ - ldr r2, [pc, #2012] @ 87534 │ │ │ │ + beq 8ad0c │ │ │ │ + ldr r2, [pc, #1996] @ 8b55c │ │ │ │ mov r1, #2 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #0 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #1996] @ 87538 │ │ │ │ - ldr r3, [pc, #1944] @ 87508 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r2, [pc, #1980] @ 8b560 │ │ │ │ + ldr r3, [pc, #1952] @ 8b548 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 87500 │ │ │ │ + bne 8b540 │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r3, [pc, #1956] @ 8753c │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r3, [pc, #1920] @ 8b564 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 8577c │ │ │ │ + bl 896cc │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 86de8 │ │ │ │ - ldr r3, [pc, #1920] @ 87540 │ │ │ │ + beq 8ae34 │ │ │ │ + ldr r3, [pc, #1884] @ 8b568 │ │ │ │ add r5, sp, #72 @ 0x48 │ │ │ │ ldr r7, [r4, r3] │ │ │ │ mov r0, r5 │ │ │ │ - bl 16467c │ │ │ │ + bl 172b2c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - bl 188bc8 │ │ │ │ + bl 19898c │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 86dc4 │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - ldr sl, [r3, #36] @ 0x24 │ │ │ │ - cmp sl, r6 │ │ │ │ - blt 86d64 │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ + bne 8ae10 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + ldr r9, [r3, #36] @ 0x24 │ │ │ │ + cmp r9, r6 │ │ │ │ + blt 8ad9c │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ ldr r7, [r3, #40] @ 0x28 │ │ │ │ - cmp r7, r8 │ │ │ │ - blt 86d64 │ │ │ │ - ldr r3, [sp, #140] @ 0x8c │ │ │ │ - tst r3, #2 │ │ │ │ - beq 87374 │ │ │ │ + cmp r7, fp │ │ │ │ + blt 8ad9c │ │ │ │ + tst r8, #2 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ + beq 8b3b8 │ │ │ │ cmp r3, #0 │ │ │ │ movgt r7, r3 │ │ │ │ add r3, r7, r7, lsr #31 │ │ │ │ asr r3, r3, #1 │ │ │ │ rsb r3, r3, #0 │ │ │ │ - add r5, r3, r8 │ │ │ │ - sub fp, r8, r3 │ │ │ │ - ldr r3, [sp, #140] @ 0x8c │ │ │ │ - tst r3, #16 │ │ │ │ - beq 87340 │ │ │ │ + add r5, r3, fp │ │ │ │ + sub r3, fp, r3 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + tst r8, #16 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ + beq 8b38c │ │ │ │ cmp r3, #0 │ │ │ │ - movgt sl, r3 │ │ │ │ - add r3, sl, sl, lsr #31 │ │ │ │ + movgt r9, r3 │ │ │ │ + add r3, r9, r9, lsr #31 │ │ │ │ asr r3, r3, #1 │ │ │ │ rsb r3, r3, #0 │ │ │ │ add r2, r3, r6 │ │ │ │ - sub r3, r6, r3 │ │ │ │ - str r3, [sp, #28] │ │ │ │ - sub r3, r3, r2 │ │ │ │ + sub r8, r6, r3 │ │ │ │ + sub r3, r8, r2 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ + ldr r0, [sp, #60] @ 0x3c │ │ │ │ + mov r1, r9 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r3, sp, #68 @ 0x44 │ │ │ │ - str r3, [sp] │ │ │ │ - ldr r0, [sp, #60] @ 0x3c │ │ │ │ - mov r3, r9 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ - mov r1, sl │ │ │ │ - bl 86a34 │ │ │ │ + str r3, [sp] │ │ │ │ + mov r3, sl │ │ │ │ + bl 8aa20 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ tst r3, #2 │ │ │ │ - beq 87328 │ │ │ │ + beq 8b36c │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ sub r7, r7, r3 │ │ │ │ add r7, r7, r7, lsr #31 │ │ │ │ - add r8, r5, r7, asr #1 │ │ │ │ + add fp, r5, r7, asr #1 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ bic r5, r5, r5, asr #31 │ │ │ │ - ldr r2, [sp, #20] │ │ │ │ - cmp r8, r5 │ │ │ │ - ldr r3, [r2, #40] @ 0x28 │ │ │ │ - ldr ip, [r2, #36] @ 0x24 │ │ │ │ - bge 86f78 │ │ │ │ - str fp, [sp, #36] @ 0x24 │ │ │ │ + cmp fp, r5 │ │ │ │ + ldr ip, [r3, #36] @ 0x24 │ │ │ │ + ldr r3, [r3, #40] @ 0x28 │ │ │ │ + bge 8afc8 │ │ │ │ mov r7, #0 │ │ │ │ - ldr fp, [sp, #128] @ 0x80 │ │ │ │ add r6, sp, #60 @ 0x3c │ │ │ │ - str r3, [sp, #24] │ │ │ │ + str r3, [sp, #28] │ │ │ │ str ip, [sp, #32] │ │ │ │ - b 86f28 │ │ │ │ + str r8, [sp, #36] @ 0x24 │ │ │ │ + mov r8, fp │ │ │ │ + ldr fp, [sp, #128] @ 0x80 │ │ │ │ + b 8af74 │ │ │ │ add r0, r0, #196608 @ 0x30000 │ │ │ │ + cmp sl, #0 │ │ │ │ add r0, r0, #76 @ 0x4c │ │ │ │ lsl r0, r0, #1 │ │ │ │ - cmp r9, #0 │ │ │ │ ldrsh r0, [r1, r0] │ │ │ │ - beq 86f14 │ │ │ │ + beq 8af60 │ │ │ │ add ip, r7, r0 │ │ │ │ - cmp ip, sl │ │ │ │ - ldrgt r3, [r1, #20] │ │ │ │ - movgt r7, #0 │ │ │ │ - addgt r3, fp, r3 │ │ │ │ - addgt r8, r8, r3 │ │ │ │ + cmp ip, r9 │ │ │ │ + ble 8af60 │ │ │ │ + ldr r3, [r1, #20] │ │ │ │ + mov r7, #0 │ │ │ │ + add r3, fp, r3 │ │ │ │ + add r8, r8, r3 │ │ │ │ ldr r1, [r1, #16] │ │ │ │ cmp r5, r8 │ │ │ │ add r0, r0, r1 │ │ │ │ add r7, r7, r0 │ │ │ │ - ble 86f6c │ │ │ │ + ble 8afb8 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ ldrb r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ - beq 86d64 │ │ │ │ + beq 8ad9c │ │ │ │ mov r0, r6 │ │ │ │ - bl 16467c │ │ │ │ - ldr r1, [pc, #1528] @ 87540 │ │ │ │ + bl 172b2c │ │ │ │ + ldr r1, [pc, #1492] @ 8b568 │ │ │ │ + cmp r0, #10 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ - cmp r0, #10 │ │ │ │ - bne 86ee4 │ │ │ │ - ldr r3, [r1, #20] │ │ │ │ + bne 8af2c │ │ │ │ mov r7, #0 │ │ │ │ + ldr r3, [r1, #20] │ │ │ │ add r3, fp, r3 │ │ │ │ add r8, r8, r3 │ │ │ │ cmp r5, r8 │ │ │ │ - bgt 86f28 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ + bgt 8af74 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + mov fp, r8 │ │ │ │ ldr ip, [sp, #32] │ │ │ │ - ldr fp, [sp, #36] @ 0x24 │ │ │ │ + ldr r8, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ ldrb r2, [r1] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 86d64 │ │ │ │ + beq 8ad9c │ │ │ │ + ldr r0, [sp, #20] │ │ │ │ + cmp r3, r0 │ │ │ │ + movge r3, r0 │ │ │ │ cmp r3, fp │ │ │ │ - movge r3, fp │ │ │ │ - cmp r3, r8 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - ble 86d64 │ │ │ │ - ldr r0, [sp, #28] │ │ │ │ - ldr r3, [sp, #120] @ 0x78 │ │ │ │ - cmp ip, r0 │ │ │ │ - movge fp, r0 │ │ │ │ + str r3, [sp, #28] │ │ │ │ + ble 8ad9c │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ + cmp ip, r8 │ │ │ │ + movlt r8, ip │ │ │ │ + cmp r2, #10 │ │ │ │ + ldr r3, [sp, #120] @ 0x78 │ │ │ │ add r3, r3, r3, lsr #31 │ │ │ │ add r3, r0, r3, asr #1 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - ldr r3, [pc, #1404] @ 87540 │ │ │ │ - movlt fp, ip │ │ │ │ + ldr r3, [pc, #1360] @ 8b568 │ │ │ │ ldr r7, [r4, r3] │ │ │ │ bic r3, r0, r0, asr #31 │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ - cmp r2, #10 │ │ │ │ + ldr lr, [r7] │ │ │ │ and r3, r3, #48 @ 0x30 │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ add r3, sp, #60 @ 0x3c │ │ │ │ - mov r5, r1 │ │ │ │ - str sl, [sp, #48] @ 0x30 │ │ │ │ - ldr lr, [r7] │ │ │ │ - mov r1, r8 │ │ │ │ - mov sl, r3 │ │ │ │ - beq 87244 │ │ │ │ - mov r3, #0 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + mov r3, fp │ │ │ │ + mov fp, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + beq 8b284 │ │ │ │ ldr ip, [lr, #16] │ │ │ │ - ldr r4, [sp, #48] @ 0x30 │ │ │ │ - mov r6, r5 │ │ │ │ + mov r3, #0 │ │ │ │ + mov r6, r1 │ │ │ │ mov r0, r3 │ │ │ │ add r2, r2, #196608 @ 0x30000 │ │ │ │ + cmp sl, #0 │ │ │ │ add r2, r2, #76 @ 0x4c │ │ │ │ lsl r2, r2, #1 │ │ │ │ - cmp r9, #0 │ │ │ │ ldrsh r2, [lr, r2] │ │ │ │ - beq 87034 │ │ │ │ - add r8, r0, r2 │ │ │ │ - cmp r8, r4 │ │ │ │ - bgt 87050 │ │ │ │ + beq 8b07c │ │ │ │ + add r4, r0, r2 │ │ │ │ + cmp r4, fp │ │ │ │ + bgt 8b098 │ │ │ │ add r2, ip, r2 │ │ │ │ + add r3, r3, #1 │ │ │ │ add r0, r0, r2 │ │ │ │ ldrb r2, [r6, #1]! │ │ │ │ - add r3, r3, #1 │ │ │ │ cmp r2, #0 │ │ │ │ cmpne r2, #10 │ │ │ │ - bne 87010 │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - mov r8, r3 │ │ │ │ + bne 8b058 │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ + mov r5, r3 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 8727c │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ + beq 8b2c0 │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ sub r0, r0, ip │ │ │ │ - sub r2, fp, r2 │ │ │ │ + sub r2, r8, r2 │ │ │ │ cmp r2, r0 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ and r2, r2, #16 │ │ │ │ - bge 87260 │ │ │ │ + bge 8b2a0 │ │ │ │ cmp r2, #0 │ │ │ │ - addeq r4, fp, ip │ │ │ │ - bne 873d4 │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ + addeq r4, r8, ip │ │ │ │ + bne 8b410 │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ cmp r2, r4 │ │ │ │ - blt 872d4 │ │ │ │ - add r2, r5, r3 │ │ │ │ - strgt r5, [sp, #28] │ │ │ │ - ldrgt r5, [sp, #36] @ 0x24 │ │ │ │ - bgt 870d0 │ │ │ │ - b 870d8 │ │ │ │ - ldrb r0, [r2], #1 │ │ │ │ + blt 8b318 │ │ │ │ + add r2, r1, r3 │ │ │ │ + ble 8b120 │ │ │ │ + ldr r0, [sp, #40] @ 0x28 │ │ │ │ + str r1, [sp, #32] │ │ │ │ + b 8b118 │ │ │ │ + ldrb r1, [r2], #1 │ │ │ │ add r3, r3, #1 │ │ │ │ - add r0, r0, #196608 @ 0x30000 │ │ │ │ - add r0, r0, #76 @ 0x4c │ │ │ │ - lsl r0, r0, #1 │ │ │ │ - ldrsh r0, [lr, r0] │ │ │ │ - add r0, r0, ip │ │ │ │ - add r4, r4, r0 │ │ │ │ - cmp r5, r4 │ │ │ │ - ble 87440 │ │ │ │ - cmp r3, r8 │ │ │ │ - bne 870a8 │ │ │ │ + add r1, r1, #196608 @ 0x30000 │ │ │ │ + add r1, r1, #76 @ 0x4c │ │ │ │ + lsl r1, r1, #1 │ │ │ │ + ldrsh r1, [lr, r1] │ │ │ │ + add r1, r1, ip │ │ │ │ + add r4, r4, r1 │ │ │ │ + cmp r0, r4 │ │ │ │ + ble 8b478 │ │ │ │ + cmp r3, r5 │ │ │ │ + bne 8b0f0 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ - cmp r4, fp │ │ │ │ - bge 871f8 │ │ │ │ - mov r8, r1 │ │ │ │ - str r9, [sp, #132] @ 0x84 │ │ │ │ - b 871e4 │ │ │ │ - mov r0, sl │ │ │ │ - bl 16467c │ │ │ │ + cmp r4, r8 │ │ │ │ + bge 8b238 │ │ │ │ + str fp, [sp, #36] @ 0x24 │ │ │ │ + str sl, [sp, #132] @ 0x84 │ │ │ │ + b 8b224 │ │ │ │ + ldr r0, [sp, #20] │ │ │ │ + bl 172b2c │ │ │ │ ldr r3, [r7] │ │ │ │ - add r2, r3, r0, lsl #1 │ │ │ │ - ldrsh ip, [r2, #152] @ 0x98 │ │ │ │ - add r2, r2, #393216 @ 0x60000 │ │ │ │ - cmp ip, #0 │ │ │ │ mov r5, r0 │ │ │ │ - ldrsh r0, [r2, #152] @ 0x98 │ │ │ │ - blt 871d0 │ │ │ │ - add r2, r4, r0 │ │ │ │ - cmp r2, fp │ │ │ │ - bgt 871d0 │ │ │ │ + add r1, r3, r0, lsl #1 │ │ │ │ + ldrsh r2, [r1, #152] @ 0x98 │ │ │ │ + add r1, r1, #393216 @ 0x60000 │ │ │ │ + ldrsh r0, [r1, #152] @ 0x98 │ │ │ │ + cmp r2, #0 │ │ │ │ + blt 8b210 │ │ │ │ + add r1, r4, r0 │ │ │ │ + cmp r1, r8 │ │ │ │ + bgt 8b210 │ │ │ │ ldr r1, [r3, #20] │ │ │ │ + ldr lr, [sp, #28] │ │ │ │ + add ip, r1, r9 │ │ │ │ + cmp ip, lr │ │ │ │ + bgt 8b210 │ │ │ │ ldr lr, [sp, #24] │ │ │ │ - add r2, r1, r8 │ │ │ │ - cmp r2, lr │ │ │ │ - bgt 871d0 │ │ │ │ - add ip, r3, ip, lsl #2 │ │ │ │ - ldr r2, [ip, #88] @ 0x58 │ │ │ │ - ldr r9, [ip, #24] │ │ │ │ + add r2, r3, r2, lsl #2 │ │ │ │ + add fp, r5, #32768 @ 0x8000 │ │ │ │ + add fp, fp, #38 @ 0x26 │ │ │ │ + add r5, r5, #196608 @ 0x30000 │ │ │ │ + ldr r3, [r3, fp, lsl #2] │ │ │ │ + add r5, r5, #76 @ 0x4c │ │ │ │ + lsl r5, r5, #1 │ │ │ │ + ldr ip, [lr, #60] @ 0x3c │ │ │ │ + ldrb lr, [lr, #12] │ │ │ │ + lsr sl, lr, #3 │ │ │ │ + str sl, [sp, #32] │ │ │ │ + ldr sl, [r2, #24] │ │ │ │ + ldr r2, [r2, #88] @ 0x58 │ │ │ │ + ldr fp, [sl, #8] │ │ │ │ + ldr lr, [sl, #12] │ │ │ │ ldr r2, [r2] │ │ │ │ - str r2, [sp, #32] │ │ │ │ - ldr r2, [sp, #20] │ │ │ │ - ldr ip, [r9, #12] │ │ │ │ - ldr lr, [r2, #60] @ 0x3c │ │ │ │ - str lr, [sp, #28] │ │ │ │ - ldrb r2, [r2, #12] │ │ │ │ - mul lr, r8, lr │ │ │ │ - lsr r2, r2, #3 │ │ │ │ - mla lr, r4, r2, lr │ │ │ │ - add r2, r5, #32768 @ 0x8000 │ │ │ │ - add r2, r2, #38 @ 0x26 │ │ │ │ - ldr r2, [r3, r2, lsl #2] │ │ │ │ - sub ip, ip, r1 │ │ │ │ - ldr r3, [r9, #8] │ │ │ │ - lsr ip, ip, #1 │ │ │ │ - mla r2, r3, ip, r2 │ │ │ │ - ldr ip, [r9] │ │ │ │ - str r3, [sp] │ │ │ │ - add r3, ip, r2 │ │ │ │ - ldr ip, [sp, #20] │ │ │ │ - ldr r9, [sp, #28] │ │ │ │ - str r9, [sp, #8] │ │ │ │ - ldr ip, [ip, #44] @ 0x2c │ │ │ │ - ldr r9, [sp, #32] │ │ │ │ - add ip, ip, lr │ │ │ │ + sub lr, lr, r1 │ │ │ │ + lsr lr, lr, #1 │ │ │ │ + mla r3, fp, lr, r3 │ │ │ │ + ldr lr, [sl] │ │ │ │ + str fp, [sp] │ │ │ │ + ldr sl, [sp, #32] │ │ │ │ + add r2, r2, r3 │ │ │ │ + str ip, [sp, #8] │ │ │ │ + mul ip, r9, ip │ │ │ │ + add r3, lr, r3 │ │ │ │ + ldr lr, [sp, #24] │ │ │ │ + mla ip, r4, sl, ip │ │ │ │ + ldr lr, [lr, #44] @ 0x2c │ │ │ │ + add ip, lr, ip │ │ │ │ str ip, [sp, #4] │ │ │ │ - add r2, r9, r2 │ │ │ │ - ldr ip, [sp, #40] @ 0x28 │ │ │ │ - add r5, r5, #196608 @ 0x30000 │ │ │ │ + ldr ip, [sp, #44] @ 0x2c │ │ │ │ blx ip │ │ │ │ - add r5, r5, #76 @ 0x4c │ │ │ │ ldr r3, [r7] │ │ │ │ - lsl r5, r5, #1 │ │ │ │ ldrsh r0, [r3, r5] │ │ │ │ ldr r3, [r3, #16] │ │ │ │ add r0, r0, r3 │ │ │ │ add r4, r4, r0 │ │ │ │ - cmp r4, fp │ │ │ │ - bge 871f0 │ │ │ │ + cmp r4, r8 │ │ │ │ + bge 8b230 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ cmp r3, r6 │ │ │ │ - bne 870f0 │ │ │ │ - ldr r9, [sp, #132] @ 0x84 │ │ │ │ - mov r1, r8 │ │ │ │ + bne 8b138 │ │ │ │ + ldr fp, [sp, #36] @ 0x24 │ │ │ │ + ldr sl, [sp, #132] @ 0x84 │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ ldrb r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 86d64 │ │ │ │ + beq 8ad9c │ │ │ │ ldr r3, [r7] │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ add r3, r2, r3 │ │ │ │ - add r1, r1, r3 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - cmp r1, r3 │ │ │ │ - bge 86d64 │ │ │ │ - ldr r5, [sp, #60] @ 0x3c │ │ │ │ - ldrb r2, [r5] │ │ │ │ + add r9, r9, r3 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + cmp r9, r3 │ │ │ │ + bge 8ad9c │ │ │ │ + ldr r1, [sp, #60] @ 0x3c │ │ │ │ + ldrb r2, [r1] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 86d64 │ │ │ │ + beq 8ad9c │ │ │ │ cmp r2, #10 │ │ │ │ ldr lr, [r7] │ │ │ │ - bne 86ffc │ │ │ │ + bne 8b048 │ │ │ │ ldr r3, [lr, #20] │ │ │ │ + add r1, r1, #1 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ - add r5, r5, #1 │ │ │ │ + str r1, [sp, #60] @ 0x3c │ │ │ │ add r3, r2, r3 │ │ │ │ - add r1, r1, r3 │ │ │ │ - str r5, [sp, #60] @ 0x3c │ │ │ │ - b 8721c │ │ │ │ + add r9, r9, r3 │ │ │ │ + b 8b25c │ │ │ │ cmp r2, #0 │ │ │ │ - ldrne r3, [sp, #56] @ 0x38 │ │ │ │ - addne r0, r0, r0, lsr #31 │ │ │ │ - subeq r4, fp, #1 │ │ │ │ - subne r4, r3, r0, asr #1 │ │ │ │ + subeq r4, r8, #1 │ │ │ │ subeq r4, r4, r0 │ │ │ │ - b 870dc │ │ │ │ + beq 8b124 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + add r0, r0, r0, lsr #31 │ │ │ │ + sub r4, r3, r0, asr #1 │ │ │ │ + b 8b124 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ cmp r4, #0 │ │ │ │ - bge 874ec │ │ │ │ - sub r8, r3, #1 │ │ │ │ - add r5, r5, r8 │ │ │ │ + bge 8b52c │ │ │ │ + sub r5, r3, #1 │ │ │ │ rsb r3, r3, #1 │ │ │ │ - add r8, r6, r8 │ │ │ │ - b 872c8 │ │ │ │ - add r5, r5, #1 │ │ │ │ - mov r0, r5 │ │ │ │ + add r1, r1, r5 │ │ │ │ + add r5, r6, r5 │ │ │ │ + b 8b30c │ │ │ │ + add r1, r1, #1 │ │ │ │ + mov r0, r1 │ │ │ │ ldrb r2, [r0], r3 │ │ │ │ - str r0, [sp, #60] @ 0x3c │ │ │ │ add r2, r2, #196608 @ 0x30000 │ │ │ │ + str r0, [sp, #60] @ 0x3c │ │ │ │ add r2, r2, #76 @ 0x4c │ │ │ │ lsl r2, r2, #1 │ │ │ │ ldrsh r2, [lr, r2] │ │ │ │ add r2, r2, ip │ │ │ │ adds r4, r4, r2 │ │ │ │ - bpl 870dc │ │ │ │ - cmp r8, r5 │ │ │ │ - bne 8729c │ │ │ │ - b 870dc │ │ │ │ + bpl 8b124 │ │ │ │ + cmp r5, r1 │ │ │ │ + bne 8b2e0 │ │ │ │ + b 8b124 │ │ │ │ sub r2, r3, #1 │ │ │ │ cmp r2, #0 │ │ │ │ - addgt r2, r5, r2 │ │ │ │ - bgt 870d8 │ │ │ │ - ldr r0, [sp, #36] @ 0x24 │ │ │ │ - add r5, r5, r2 │ │ │ │ - b 872f8 │ │ │ │ + addgt r2, r1, r2 │ │ │ │ + bgt 8b120 │ │ │ │ + add r0, r1, r2 │ │ │ │ + ldr r1, [sp, #40] @ 0x28 │ │ │ │ + b 8b33c │ │ │ │ add r3, r3, ip │ │ │ │ sub r4, r4, r3 │ │ │ │ - mov r2, r5 │ │ │ │ + mov r2, r0 │ │ │ │ + sub r0, r0, #1 │ │ │ │ ldrb r3, [r2] │ │ │ │ - sub r5, r5, #1 │ │ │ │ add r3, r3, #196608 @ 0x30000 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ lsl r3, r3, #1 │ │ │ │ ldrsh r3, [lr, r3] │ │ │ │ - sub r8, r4, r3 │ │ │ │ - sub r8, r8, ip │ │ │ │ - cmp r0, r8 │ │ │ │ - ble 872f0 │ │ │ │ - b 870d8 │ │ │ │ + sub r5, r4, r3 │ │ │ │ + sub r5, r5, ip │ │ │ │ + cmp r1, r5 │ │ │ │ + ble 8b334 │ │ │ │ + b 8b120 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ tst r3, #4 │ │ │ │ - ldrne r3, [sp, #72] @ 0x48 │ │ │ │ - subne r3, fp, r3 │ │ │ │ - subne r8, r3, #1 │ │ │ │ - b 86eb0 │ │ │ │ - ldr r3, [sp, #140] @ 0x8c │ │ │ │ - tst r3, #32 │ │ │ │ - ldr r3, [sp, #120] @ 0x78 │ │ │ │ - beq 8744c │ │ │ │ + beq 8aef4 │ │ │ │ + ldr r2, [sp, #20] │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + sub r3, r2, r3 │ │ │ │ + sub fp, r3, #1 │ │ │ │ + b 8aef4 │ │ │ │ + tst r8, #32 │ │ │ │ + beq 8b484 │ │ │ │ cmp r3, #0 │ │ │ │ - suble r3, sl, r6 │ │ │ │ + mov r8, r6 │ │ │ │ + suble r3, r9, r6 │ │ │ │ strle r3, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ - ldr sl, [sp, #120] @ 0x78 │ │ │ │ + ldr r9, [sp, #120] @ 0x78 │ │ │ │ sub r3, r6, r3 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - str r6, [sp, #28] │ │ │ │ - b 86e70 │ │ │ │ - ldr r3, [sp, #140] @ 0x8c │ │ │ │ - tst r3, #4 │ │ │ │ - ldr r3, [sp, #124] @ 0x7c │ │ │ │ - beq 87470 │ │ │ │ + b 8aeb4 │ │ │ │ + tst r8, #4 │ │ │ │ + beq 8b4a4 │ │ │ │ cmp r3, #0 │ │ │ │ - suble r3, r7, r8 │ │ │ │ + str fp, [sp, #20] │ │ │ │ + suble r3, r7, fp │ │ │ │ strle r3, [sp, #124] @ 0x7c │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ - mov fp, r8 │ │ │ │ - sub r5, r8, r3 │ │ │ │ + sub r5, fp, r3 │ │ │ │ mov r7, r3 │ │ │ │ - b 86e34 │ │ │ │ - ldr r2, [pc, #408] @ 87544 │ │ │ │ + b 8ae80 │ │ │ │ + movw r2, #22857 @ 0x5949 │ │ │ │ + movt r2, #22101 @ 0x5655 │ │ │ │ + cmp r3, r2 │ │ │ │ + beq 8ad0c │ │ │ │ + movw r2, #22869 @ 0x5955 │ │ │ │ + movt r2, #22870 @ 0x5956 │ │ │ │ cmp r3, r2 │ │ │ │ - beq 86ce0 │ │ │ │ - add r2, r2, #50331648 @ 0x3000000 │ │ │ │ - add r2, r2, #65536 @ 0x10000 │ │ │ │ - add r2, r2, #12 │ │ │ │ - cmp r3, r2 │ │ │ │ - bne 86d50 │ │ │ │ - ldr r3, [pc, #380] @ 87548 │ │ │ │ + bne 8ad88 │ │ │ │ + ldr r3, [pc, #356] @ 8b56c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - b 86d9c │ │ │ │ - sub r2, r3, #1 │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + b 8ade8 │ │ │ │ add r0, r0, r0, lsr #31 │ │ │ │ + sub r2, r3, #1 │ │ │ │ cmp r2, #0 │ │ │ │ asr r0, r0, #1 │ │ │ │ - bgt 874f4 │ │ │ │ - add r3, r5, r3 │ │ │ │ + bgt 8b534 │ │ │ │ + add r3, r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ - str r6, [sp, #28] │ │ │ │ + str r6, [sp, #32] │ │ │ │ mov r6, r3 │ │ │ │ ldrb r4, [r3, #-1]! │ │ │ │ add r4, r4, #196608 @ 0x30000 │ │ │ │ add r4, r4, #76 @ 0x4c │ │ │ │ lsl r4, r4, #1 │ │ │ │ ldrsh r4, [lr, r4] │ │ │ │ add r4, r4, ip │ │ │ │ add r2, r2, r4 │ │ │ │ sub r4, r2, ip │ │ │ │ cmp r4, r0 │ │ │ │ - ble 873f4 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r3, r3, r5 │ │ │ │ - ldr r6, [sp, #28] │ │ │ │ + ble 8b430 │ │ │ │ + sub r3, r6, r1 │ │ │ │ + ldr r6, [sp, #32] │ │ │ │ sub r3, r3, #1 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r0, r2, r0 │ │ │ │ sub r4, r0, r4 │ │ │ │ - b 87088 │ │ │ │ - ldr r5, [sp, #28] │ │ │ │ - add r2, r5, r3 │ │ │ │ - b 870d8 │ │ │ │ + b 8b0d0 │ │ │ │ + ldr r1, [sp, #32] │ │ │ │ + add r2, r1, r3 │ │ │ │ + b 8b120 │ │ │ │ cmp r3, #0 │ │ │ │ - suble r3, sl, r6 │ │ │ │ - addgt r3, r6, r3 │ │ │ │ - strle r3, [sp, #120] @ 0x78 │ │ │ │ - strle sl, [sp, #28] │ │ │ │ - strgt r3, [sp, #28] │ │ │ │ - ldr sl, [sp, #120] @ 0x78 │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ - b 86e70 │ │ │ │ + suble r3, r9, r6 │ │ │ │ + movle r8, r9 │ │ │ │ + addgt r8, r6, r3 │ │ │ │ + strle r3, [sp, #120] @ 0x78 │ │ │ │ + ldr r9, [sp, #120] @ 0x78 │ │ │ │ + b 8aeb4 │ │ │ │ cmp r3, #0 │ │ │ │ - movle fp, r7 │ │ │ │ - addgt fp, r8, r3 │ │ │ │ - movgt r7, r3 │ │ │ │ - suble r7, r7, r8 │ │ │ │ - mov r5, r8 │ │ │ │ - b 86e34 │ │ │ │ - ldr r2, [pc, #184] @ 8754c │ │ │ │ - cmp r3, r2 │ │ │ │ - beq 86ce0 │ │ │ │ - b 86d50 │ │ │ │ - ldr r3, [pc, #172] @ 87550 │ │ │ │ + strle r7, [sp, #20] │ │ │ │ + suble r7, r7, fp │ │ │ │ + ble 8b4c0 │ │ │ │ + ldr r7, [sp, #124] @ 0x7c │ │ │ │ + add r3, fp, r3 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + mov r5, fp │ │ │ │ + b 8ae80 │ │ │ │ + movw r2, #22105 @ 0x5659 │ │ │ │ + movt r2, #12849 @ 0x3231 │ │ │ │ + cmp r3, r2 │ │ │ │ + beq 8ad0c │ │ │ │ + b 8ad88 │ │ │ │ + ldr r3, [pc, #140] @ 8b570 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - b 86d9c │ │ │ │ - ldr r3, [pc, #160] @ 87554 │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + b 8ade8 │ │ │ │ + ldr r3, [pc, #128] @ 8b574 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - b 86d9c │ │ │ │ - ldr r3, [pc, #148] @ 87558 │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + b 8ade8 │ │ │ │ + ldr r3, [pc, #116] @ 8b578 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - b 86d9c │ │ │ │ - ldr r3, [pc, #136] @ 8755c │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + b 8ade8 │ │ │ │ + ldr r3, [pc, #104] @ 8b57c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - b 86d9c │ │ │ │ - ldr r3, [pc, #124] @ 87560 │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + b 8ade8 │ │ │ │ + ldr r3, [pc, #92] @ 8b580 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - b 86d9c │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + b 8ade8 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ - b 870dc │ │ │ │ + b 8b124 │ │ │ │ mov r3, r2 │ │ │ │ rsb r4, ip, #0 │ │ │ │ - b 87430 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - mlaeq fp, r8, r6, r7 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - submi r5, r7, #32, 4 │ │ │ │ - eoreq r7, fp, ip, ror #12 │ │ │ │ - ldclt 13, cr10, [r8, #976]! @ 0x3d0 │ │ │ │ - andseq r2, sp, r8, lsr #13 │ │ │ │ - eorscc r3, r2, r9, asr #8 │ │ │ │ - ldrdeq r1, [r0], -r8 │ │ │ │ - subpl r4, r7, #32, 4 │ │ │ │ - ldcge 13, cr11, [r8, #976]! @ 0x3d0 │ │ │ │ - andseq r2, sp, r6, lsr r6 │ │ │ │ - ldmdbcc r0!, {r0, r3, r6, r9, sl, lr} │ │ │ │ - andseq r5, r5, ip, ror lr │ │ │ │ - eoreq r7, fp, r4, asr r5 │ │ │ │ - muleq r0, r4, ip │ │ │ │ - andeq r1, r0, r0, lsr #21 │ │ │ │ - ldrbpl r5, [r5], -r9, asr #18 │ │ │ │ - andeq r1, r0, ip, lsl #23 │ │ │ │ - eorscc r5, r1, #93323264 @ 0x5900000 │ │ │ │ - andeq r1, r0, r0, lsl #11 │ │ │ │ - andeq r1, r0, ip, lsr #22 │ │ │ │ - andeq r1, r0, r4, lsr #21 │ │ │ │ - andeq r1, r0, r4, lsr ip │ │ │ │ - andeq r1, r0, r8, lsr r6 │ │ │ │ + b 8b468 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eoreq r3, sp, r0, lsl #13 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eoreq r3, sp, ip, ror #12 │ │ │ │ + andseq r0, lr, r8, asr #17 │ │ │ │ + andeq r1, r0, r4, asr #17 │ │ │ │ + andseq r0, lr, lr, asr #16 │ │ │ │ + mulseq r6, r0, r0 │ │ │ │ + eoreq r3, sp, ip, lsr #10 │ │ │ │ + andeq r1, r0, r0, lsl #25 │ │ │ │ + andeq r1, r0, ip, lsl #21 │ │ │ │ + andeq r1, r0, r8, ror fp │ │ │ │ + andeq r1, r0, ip, ror #10 │ │ │ │ + andeq r1, r0, r8, lsl fp │ │ │ │ + muleq r0, r0, sl │ │ │ │ + andeq r1, r0, r0, lsr #24 │ │ │ │ + andeq r1, r0, r4, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ + ldr r2, [pc, #304] @ 8b6d8 │ │ │ │ sub sp, sp, #16 │ │ │ │ - str r0, [sp, #4] │ │ │ │ - str r0, [sp, #8] │ │ │ │ - ldrb r2, [r0] │ │ │ │ mov r5, r1 │ │ │ │ - ldr r1, [pc, #284] @ 876ac │ │ │ │ - cmp r2, #0 │ │ │ │ - ldr r2, [pc, #280] @ 876b0 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r6, [pc, #276] @ 876b4 │ │ │ │ - ldr r2, [r1, r2] │ │ │ │ + ldr r3, [pc, #296] @ 8b6dc │ │ │ │ + str r0, [sp, #4] │ │ │ │ + ldr r6, [pc, #292] @ 8b6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ add r6, pc, r6 │ │ │ │ - ldr r2, [r2] │ │ │ │ - str r2, [sp, #12] │ │ │ │ - mov r2, #0 │ │ │ │ - beq 87690 │ │ │ │ - ldr r3, [pc, #252] @ 876b8 │ │ │ │ + ldr r3, [r3] │ │ │ │ + str r3, [sp, #12] │ │ │ │ + mov r3, #0 │ │ │ │ + str r0, [sp, #8] │ │ │ │ + ldrb r3, [r0] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 8b614 │ │ │ │ + ldr r3, [pc, #252] @ 8b6e4 │ │ │ │ add r7, sp, #8 │ │ │ │ ldr r4, [r6, r3] │ │ │ │ mov r0, r7 │ │ │ │ - bl 16467c │ │ │ │ + bl 172b2c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 188bc8 │ │ │ │ + bl 19898c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 875c0 │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - ldrb r3, [r3] │ │ │ │ + bne 8b5ec │ │ │ │ + ldr r0, [sp, #4] │ │ │ │ + ldrb r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 876a0 │ │ │ │ + beq 8b6cc │ │ │ │ mov r8, #0 │ │ │ │ mov r4, #1 │ │ │ │ add r7, sp, #4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 16467c │ │ │ │ + bl 172b2c │ │ │ │ cmp r0, #10 │ │ │ │ addeq r4, r4, #1 │ │ │ │ moveq r8, #0 │ │ │ │ - beq 87650 │ │ │ │ - ldr r3, [pc, #152] @ 876b8 │ │ │ │ + beq 8b67c │ │ │ │ + ldr r3, [pc, #152] @ 8b6e4 │ │ │ │ add r0, r0, #196608 @ 0x30000 │ │ │ │ - ldr r3, [r6, r3] │ │ │ │ add r0, r0, #76 @ 0x4c │ │ │ │ - ldr r2, [r3] │ │ │ │ lsl r0, r0, #1 │ │ │ │ + ldr r3, [r6, r3] │ │ │ │ + ldr r2, [r3] │ │ │ │ ldrsh r3, [r2, r0] │ │ │ │ ldr r2, [r2, #16] │ │ │ │ add r1, r3, r8 │ │ │ │ cmp r1, r5 │ │ │ │ movgt r8, #0 │ │ │ │ add r3, r3, r2 │ │ │ │ addgt r4, r4, #1 │ │ │ │ add r8, r8, r3 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 87600 │ │ │ │ - ldr r2, [pc, #84] @ 876bc │ │ │ │ - ldr r3, [pc, #68] @ 876b0 │ │ │ │ + bne 8b62c │ │ │ │ + ldr r2, [pc, #84] @ 8b6e8 │ │ │ │ + ldr r3, [pc, #68] @ 8b6dc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 876a8 │ │ │ │ + bne 8b6d4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - mov r3, r0 │ │ │ │ - ldrb r3, [r3] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 875f4 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov r4, #1 │ │ │ │ - b 87660 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq r6, fp, ip, lsr #26 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq r6, fp, r0, lsr #26 │ │ │ │ - andeq r1, r0, r0, lsr #21 │ │ │ │ - eoreq r6, fp, r8, asr ip │ │ │ │ + b 8b68c │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eoreq r2, sp, r8, lsl sp │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eoreq r2, sp, r0, lsl sp │ │ │ │ + andeq r1, r0, ip, lsl #21 │ │ │ │ + eoreq r2, sp, ip, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r2, [pc, #792] @ 879f4 │ │ │ │ + mov r7, r2 │ │ │ │ + ldr r2, [pc, #852] @ 8ba6c │ │ │ │ mov r5, r3 │ │ │ │ - ldr r3, [pc, #788] @ 879f8 │ │ │ │ + sub sp, sp, #36 @ 0x24 │ │ │ │ + mov r4, r0 │ │ │ │ + ldr r3, [pc, #840] @ 8ba70 │ │ │ │ + add r6, sp, #72 @ 0x48 │ │ │ │ + ldm r6, {r6, r8, sl} │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - sub sp, sp, #36 @ 0x24 │ │ │ │ + movw r2, #21024 @ 0x5220 │ │ │ │ + movt r2, #16967 @ 0x4247 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [r0, #16] │ │ │ │ - ldr r2, [pc, #760] @ 879fc │ │ │ │ - ldr r7, [sp, #72] @ 0x48 │ │ │ │ cmp r3, r2 │ │ │ │ - ldr r2, [pc, #752] @ 87a00 │ │ │ │ - ldr r8, [sp, #76] @ 0x4c │ │ │ │ + ldr r2, [pc, #796] @ 8ba74 │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr sl, [sp, #80] @ 0x50 │ │ │ │ - mov r4, r0 │ │ │ │ - bhi 877ac │ │ │ │ - ldr r0, [pc, #732] @ 87a04 │ │ │ │ + bhi 8b7ec │ │ │ │ + movw r0, #21003 @ 0x520b │ │ │ │ + movt r0, #16967 @ 0x4247 │ │ │ │ cmp r3, r0 │ │ │ │ - bls 87750 │ │ │ │ - ldr r0, [pc, #724] @ 87a08 │ │ │ │ + bls 8b794 │ │ │ │ + ldr ip, [pc, #772] @ 8ba78 │ │ │ │ + movw r0, #44532 @ 0xadf4 │ │ │ │ + movt r0, #48568 @ 0xbdb8 │ │ │ │ add r0, r3, r0 │ │ │ │ - ldr r3, [pc, #720] @ 87a0c │ │ │ │ - add r3, pc, r3 │ │ │ │ + add ip, pc, ip │ │ │ │ cmp r0, #20 │ │ │ │ - bhi 87808 │ │ │ │ - ldrb r0, [r3, r0] │ │ │ │ + bhi 8b854 │ │ │ │ + ldrb r0, [ip, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ nop {0} │ │ │ │ - add r0, r0, #844 @ 0x34c │ │ │ │ - add r0, r0, #-268435454 @ 0xf0000002 │ │ │ │ - add r0, r0, #1179648 @ 0x120000 │ │ │ │ + movw r0, #21849 @ 0x5559 │ │ │ │ + movt r0, #12889 @ 0x3259 │ │ │ │ cmp r3, r0 │ │ │ │ - beq 87848 │ │ │ │ - bhi 877e8 │ │ │ │ - ldr r0, [pc, #672] @ 87a10 │ │ │ │ + beq 8b8a8 │ │ │ │ + bhi 8b834 │ │ │ │ + movw r0, #13385 @ 0x3449 │ │ │ │ + movt r0, #12338 @ 0x3032 │ │ │ │ cmp r3, r0 │ │ │ │ - beq 8779c │ │ │ │ - bhi 87990 │ │ │ │ - add r0, r0, #-285212672 @ 0xef000000 │ │ │ │ - add r0, r0, #15597568 @ 0xee0000 │ │ │ │ - add r0, r0, #1040 @ 0x410 │ │ │ │ + beq 8b7dc │ │ │ │ + bhi 8ba04 │ │ │ │ + movw r0, #14425 @ 0x3859 │ │ │ │ + movt r0, #8224 @ 0x2020 │ │ │ │ cmp r3, r0 │ │ │ │ - beq 8779c │ │ │ │ - add r0, r0, #268435456 @ 0x10000000 │ │ │ │ - add r0, r0, #1048576 @ 0x100000 │ │ │ │ + beq 8b7dc │ │ │ │ + movw r0, #14425 @ 0x3859 │ │ │ │ + movt r0, #12336 @ 0x3030 │ │ │ │ cmp r3, r0 │ │ │ │ - bne 87808 │ │ │ │ - ldr r3, [pc, #624] @ 87a14 │ │ │ │ + bne 8b854 │ │ │ │ + ldr r3, [pc, #664] @ 8ba7c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ - b 87854 │ │ │ │ - ldr r0, [pc, #612] @ 87a18 │ │ │ │ + b 8b8b4 │ │ │ │ + movw r0, #16928 @ 0x4220 │ │ │ │ + movt r0, #21063 @ 0x5247 │ │ │ │ cmp r3, r0 │ │ │ │ - bhi 87960 │ │ │ │ - sub r0, r0, #21 │ │ │ │ + bhi 8b9d4 │ │ │ │ + movw r0, #16907 @ 0x420b │ │ │ │ + movt r0, #21063 @ 0x5247 │ │ │ │ cmp r3, r0 │ │ │ │ - bls 87808 │ │ │ │ - ldr r0, [pc, #592] @ 87a1c │ │ │ │ + bls 8b854 │ │ │ │ + ldr ip, [pc, #620] @ 8ba80 │ │ │ │ + movw r0, #48628 @ 0xbdf4 │ │ │ │ + movt r0, #44472 @ 0xadb8 │ │ │ │ add r0, r3, r0 │ │ │ │ - ldr r3, [pc, #588] @ 87a20 │ │ │ │ - add r3, pc, r3 │ │ │ │ + add ip, pc, ip │ │ │ │ cmp r0, #20 │ │ │ │ - bhi 87808 │ │ │ │ - ldrb r0, [r3, r0] │ │ │ │ + bhi 8b854 │ │ │ │ + ldrb r0, [ip, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ nop {0} │ │ │ │ - ldr r0, [pc, #564] @ 87a24 │ │ │ │ + movw r0, #17993 @ 0x4649 │ │ │ │ + movt r0, #14640 @ 0x3930 │ │ │ │ cmp r3, r0 │ │ │ │ - beq 8779c │ │ │ │ - add r0, r0, #2424832 @ 0x250000 │ │ │ │ - add r0, r0, #4096 @ 0x1000 │ │ │ │ - add r0, r0, #16 │ │ │ │ + beq 8b7dc │ │ │ │ + movw r0, #22105 @ 0x5659 │ │ │ │ + movt r0, #14677 @ 0x3955 │ │ │ │ cmp r3, r0 │ │ │ │ - beq 8779c │ │ │ │ - ldr r2, [pc, #536] @ 87a28 │ │ │ │ - ldr r3, [pc, #484] @ 879f8 │ │ │ │ + beq 8b7dc │ │ │ │ + ldr r2, [pc, #552] @ 8ba84 │ │ │ │ + ldr r3, [pc, #528] @ 8ba70 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 879f0 │ │ │ │ - ldr r2, [pc, #504] @ 87a2c │ │ │ │ + bne 8ba68 │ │ │ │ + ldr r2, [pc, #520] @ 8ba88 │ │ │ │ mov r1, #2 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + add sp, sp, #36 @ 0x24 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + ldr lr, [sp, #32] │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b ab6e0 │ │ │ │ - ldr r3, [pc, #480] @ 87a30 │ │ │ │ + b b155c │ │ │ │ + ldr r3, [pc, #476] @ 8ba8c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [r4, #36] @ 0x24 │ │ │ │ cmp r3, r5 │ │ │ │ - blt 87934 │ │ │ │ + blt 8b994 │ │ │ │ ldr r2, [r4, #40] @ 0x28 │ │ │ │ - cmp r2, r7 │ │ │ │ - blt 87934 │ │ │ │ + cmp r2, r6 │ │ │ │ + blt 8b994 │ │ │ │ add r0, r5, r8 │ │ │ │ cmp r5, #0 │ │ │ │ + str r1, [sp, #20] │ │ │ │ movlt r8, r0 │ │ │ │ movlt r5, #0 │ │ │ │ cmp r3, r0 │ │ │ │ sublt r8, r3, r5 │ │ │ │ - add r3, r7, sl │ │ │ │ - cmp r7, #0 │ │ │ │ + add r3, r6, sl │ │ │ │ + cmp r6, #0 │ │ │ │ movlt sl, r3 │ │ │ │ - movlt r7, #0 │ │ │ │ + movlt r6, #0 │ │ │ │ cmp r2, r3 │ │ │ │ - sublt sl, r2, r7 │ │ │ │ + sublt sl, r2, r6 │ │ │ │ add r2, r8, #15 │ │ │ │ - bic fp, r2, #15 │ │ │ │ - lsl r0, fp, #1 │ │ │ │ - str r1, [sp, #20] │ │ │ │ - bl 25274 │ │ │ │ + bic r9, r2, #15 │ │ │ │ + lsl r0, r9, #1 │ │ │ │ + bl 251a0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - rsb r3, r6, #256 @ 0x100 │ │ │ │ + rsb r3, r7, #256 @ 0x100 │ │ │ │ + add fp, r0, r9 │ │ │ │ + mov r2, r9 │ │ │ │ + str r0, [sp, #24] │ │ │ │ smulbb r1, r3, r1 │ │ │ │ - mov r2, fp │ │ │ │ asr r1, r1, #8 │ │ │ │ cmp r1, #1 │ │ │ │ movlt r1, #1 │ │ │ │ - add r9, r0, fp │ │ │ │ - str r0, [sp, #24] │ │ │ │ - bl 24368 │ │ │ │ - mov r2, fp │ │ │ │ - mov r1, r6 │ │ │ │ - mov r0, r9 │ │ │ │ - bl 24368 │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [sp] │ │ │ │ + bl 242a0 │ │ │ │ + mov r2, r9 │ │ │ │ + mov r1, r7 │ │ │ │ + mov r0, fp │ │ │ │ + bl 242a0 │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ - str r2, [sp, #8] │ │ │ │ - mul r2, r7, r2 │ │ │ │ - ldrb lr, [r4, #12] │ │ │ │ - ldr ip, [r4, #44] @ 0x2c │ │ │ │ - lsr lr, lr, #3 │ │ │ │ - mla r2, r5, lr, r2 │ │ │ │ mov r0, r8 │ │ │ │ - add r2, ip, r2 │ │ │ │ - str r2, [sp, #4] │ │ │ │ + mov r3, fp │ │ │ │ + mov r1, sl │ │ │ │ + str r2, [sp, #8] │ │ │ │ + mul r6, r6, r2 │ │ │ │ + ldrb ip, [r4, #12] │ │ │ │ + ldr r2, [r4, #44] @ 0x2c │ │ │ │ + lsr ip, ip, #3 │ │ │ │ + mla r6, r5, ip, r6 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ + add r2, r2, r6 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + mov r2, #0 │ │ │ │ + str r2, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ - mov r3, r9 │ │ │ │ - mov r1, sl │ │ │ │ blx ip │ │ │ │ add r0, sp, #24 │ │ │ │ - bl 223e8 │ │ │ │ - ldr r2, [pc, #248] @ 87a34 │ │ │ │ - ldr r3, [pc, #184] @ 879f8 │ │ │ │ + bl 22344 │ │ │ │ + ldr r2, [pc, #244] @ 8ba90 │ │ │ │ + ldr r3, [pc, #208] @ 8ba70 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 879f0 │ │ │ │ + bne 8ba68 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r0, [pc, #208] @ 87a38 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + movw r0, #22857 @ 0x5949 │ │ │ │ + movt r0, #22101 @ 0x5655 │ │ │ │ cmp r3, r0 │ │ │ │ - beq 8779c │ │ │ │ - add r0, r0, #50331648 @ 0x3000000 │ │ │ │ - add r0, r0, #65536 @ 0x10000 │ │ │ │ - add r0, r0, #12 │ │ │ │ + beq 8b7dc │ │ │ │ + movw r0, #22869 @ 0x5955 │ │ │ │ + movt r0, #22870 @ 0x5956 │ │ │ │ cmp r3, r0 │ │ │ │ - bne 87808 │ │ │ │ - ldr r3, [pc, #180] @ 87a3c │ │ │ │ + bne 8b854 │ │ │ │ + ldr r3, [pc, #152] @ 8ba94 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ - b 87854 │ │ │ │ - ldr r0, [pc, #168] @ 87a40 │ │ │ │ + b 8b8b4 │ │ │ │ + movw r0, #22105 @ 0x5659 │ │ │ │ + movt r0, #12849 @ 0x3231 │ │ │ │ cmp r3, r0 │ │ │ │ - beq 8779c │ │ │ │ - b 87808 │ │ │ │ - ldr r3, [pc, #156] @ 87a44 │ │ │ │ + beq 8b7dc │ │ │ │ + b 8b854 │ │ │ │ + ldr r3, [pc, #120] @ 8ba98 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ - b 87854 │ │ │ │ - ldr r3, [pc, #144] @ 87a48 │ │ │ │ + b 8b8b4 │ │ │ │ + ldr r3, [pc, #108] @ 8ba9c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ - b 87854 │ │ │ │ - ldr r3, [pc, #132] @ 87a4c │ │ │ │ + b 8b8b4 │ │ │ │ + ldr r3, [pc, #96] @ 8baa0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ - b 87854 │ │ │ │ - ldr r3, [pc, #120] @ 87a50 │ │ │ │ + b 8b8b4 │ │ │ │ + ldr r3, [pc, #84] @ 8baa4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ - b 87854 │ │ │ │ - ldr r3, [pc, #108] @ 87a54 │ │ │ │ + b 8b8b4 │ │ │ │ + ldr r3, [pc, #72] @ 8baa8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ - b 87854 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq r6, fp, r0, ror #23 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - submi r5, r7, #32, 4 │ │ │ │ - strhteq r6, [fp], -r0 │ │ │ │ - submi r5, r7, #-1342177280 @ 0xb0000000 │ │ │ │ - ldclt 13, cr10, [r8, #976]! @ 0x3d0 │ │ │ │ - andseq r1, sp, ip, lsr ip │ │ │ │ - eorscc r3, r2, r9, asr #8 │ │ │ │ - ldrdeq r1, [r0], -r8 │ │ │ │ - subpl r4, r7, #32, 4 │ │ │ │ - ldcge 13, cr11, [r8, #976]! @ 0x3d0 │ │ │ │ - @ instruction: 0x001d1bb9 │ │ │ │ - ldmdbcc r0!, {r0, r3, r6, r9, sl, lr} │ │ │ │ - strhteq r6, [fp], -r0 │ │ │ │ - andseq r5, r5, r0, lsr #7 │ │ │ │ - muleq r0, r4, ip │ │ │ │ - eoreq r6, fp, r4, lsl #19 │ │ │ │ - ldrbpl r5, [r5], -r9, asr #18 │ │ │ │ - andeq r1, r0, ip, lsl #23 │ │ │ │ - eorscc r5, r1, #93323264 @ 0x5900000 │ │ │ │ - andeq r1, r0, r0, lsl #11 │ │ │ │ - andeq r1, r0, r4, lsr ip │ │ │ │ - andeq r1, r0, r8, lsr r6 │ │ │ │ - andeq r1, r0, ip, lsr #22 │ │ │ │ - andeq r1, r0, r4, lsr #21 │ │ │ │ + b 8b8b4 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eoreq r2, sp, r4, lsr #23 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eoreq r2, sp, ip, ror fp │ │ │ │ + andseq pc, sp, r8, asr #28 │ │ │ │ + andeq r1, r0, r4, asr #17 │ │ │ │ + @ instruction: 0x001dfdbd │ │ │ │ + eoreq r2, sp, r4, ror sl │ │ │ │ + andseq r3, r6, r0, lsr #11 │ │ │ │ + andeq r1, r0, r0, lsl #25 │ │ │ │ + eoreq r2, sp, r4, lsr r9 │ │ │ │ + andeq r1, r0, r8, ror fp │ │ │ │ + andeq r1, r0, ip, ror #10 │ │ │ │ + andeq r1, r0, r0, lsr #24 │ │ │ │ + andeq r1, r0, r4, lsr #12 │ │ │ │ + andeq r1, r0, r8, lsl fp │ │ │ │ + muleq r0, r0, sl │ │ │ │ mov r1, #0 │ │ │ │ - b 8ae38 │ │ │ │ + b 8f124 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, lr} │ │ │ │ + strd r4, [sp, #-12]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #8] │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ - ldr ip, [pc, #232] @ 87b60 │ │ │ │ - ldr r2, [pc, #232] @ 87b64 │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r2, [ip, r2] │ │ │ │ + ldr r2, [pc, #248] @ 8bbc8 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ cmp r1, #2 │ │ │ │ mov r4, r0 │ │ │ │ - ldr r2, [r2] │ │ │ │ - str r2, [sp, #36] @ 0x24 │ │ │ │ - mov r2, #0 │ │ │ │ - beq 87ad4 │ │ │ │ + ldr r3, [pc, #236] @ 8bbcc │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r3, [r3] │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + mov r3, #0 │ │ │ │ + beq 8bb34 │ │ │ │ cmp r1, #5 │ │ │ │ - beq 87ad4 │ │ │ │ - ldr r2, [pc, #188] @ 87b68 │ │ │ │ - ldr r3, [pc, #180] @ 87b64 │ │ │ │ + beq 8bb34 │ │ │ │ + ldr r2, [pc, #204] @ 8bbd0 │ │ │ │ + ldr r3, [pc, #196] @ 8bbcc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 87b5c │ │ │ │ + bne 8bbc4 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ - pop {r4, r5, lr} │ │ │ │ - b 8ab0c │ │ │ │ - ldr r3, [r4, #24] │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr lr, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + b 8edc8 │ │ │ │ + ldr r1, [r4, #24] │ │ │ │ add r5, sp, #8 │ │ │ │ - ldr r2, [r3, #4] │ │ │ │ - ldr r3, [pc, #132] @ 87b6c │ │ │ │ - ldr r1, [r2, #16] │ │ │ │ - add r3, pc, r3 │ │ │ │ mov r2, #26 │ │ │ │ - str r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ + ldr r3, [pc, #136] @ 8bbd4 │ │ │ │ + ldr r1, [r1, #4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r1, #16] │ │ │ │ + str r1, [sp] │ │ │ │ mov r1, #1 │ │ │ │ - bl 21bf0 <__sprintf_chk@plt> │ │ │ │ + bl 21b58 <__sprintf_chk@plt> │ │ │ │ mov r0, r5 │ │ │ │ - bl 3a5e0 │ │ │ │ - bl 3b164 │ │ │ │ + bl 3b1d4 │ │ │ │ + bl 3bdc8 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ - bne 87b48 │ │ │ │ - ldr r2, [pc, #76] @ 87b70 │ │ │ │ - ldr r3, [pc, #60] @ 87b64 │ │ │ │ + bne 8bbb0 │ │ │ │ + ldr r2, [pc, #84] @ 8bbd8 │ │ │ │ + ldr r3, [pc, #68] @ 8bbcc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 87b5c │ │ │ │ + bne 8bbc4 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ - pop {r4, r5, pc} │ │ │ │ - ldr r0, [pc, #36] @ 87b74 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #8 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r0, [pc, #36] @ 8bbdc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 3a5e0 │ │ │ │ - bl 3b164 │ │ │ │ - b 87b1c │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq r6, fp, r8, asr #16 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq r6, fp, r4, lsl r8 │ │ │ │ - andseq r5, r5, r4, lsl r1 │ │ │ │ - mlaeq fp, ip, r7, r6 │ │ │ │ - andseq r5, r5, r4, asr #1 │ │ │ │ + bl 3b1d4 │ │ │ │ + bl 3bdc8 │ │ │ │ + b 8bb7c │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + strdeq r2, [sp], -r4 @ │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eoreq r2, sp, ip, asr #15 │ │ │ │ + andseq r3, r6, r0, lsl #6 │ │ │ │ + eoreq r2, sp, ip, asr #14 │ │ │ │ + andseq r3, r6, ip, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ - str r0, [ip, #3984] @ 0xf90 │ │ │ │ - ldr lr, [pc, #692] @ 87e44 │ │ │ │ - ldr ip, [pc, #692] @ 87e48 │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ + str r0, [ip, #3976] @ 0xf88 │ │ │ │ + ldr lr, [pc, #728] @ 8bee0 │ │ │ │ + mov r5, r0 │ │ │ │ + sub sp, sp, #84 @ 0x54 │ │ │ │ + ldr r0, [pc, #720] @ 8bee4 │ │ │ │ + ldr r3, [pc, #720] @ 8bee8 │ │ │ │ add lr, pc, lr │ │ │ │ - ldr ip, [lr, ip] │ │ │ │ - ldr r3, [pc, #684] @ 87e4c │ │ │ │ - sub sp, sp, #76 @ 0x4c │ │ │ │ - ldr r1, [pc, #680] @ 87e50 │ │ │ │ - ldr ip, [ip] │ │ │ │ - str ip, [sp, #68] @ 0x44 │ │ │ │ - mov ip, #0 │ │ │ │ + ldr ip, [pc, #716] @ 8beec │ │ │ │ + ldr r0, [lr, r0] │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #664] @ 87e54 │ │ │ │ - ldr r1, [r3, r1] │ │ │ │ - mov r5, r0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r0, #24] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - ldr r2, [pc, #644] @ 87e58 │ │ │ │ - ldr r1, [r0, #72] @ 0x48 │ │ │ │ + ldr r1, [pc, #708] @ 8bef0 │ │ │ │ + ldr r2, [pc, #708] @ 8bef4 │ │ │ │ + ldr r0, [r0] │ │ │ │ + str r0, [sp, #76] @ 0x4c │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r0, [r3, ip] │ │ │ │ + add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r1, [r0, #12] │ │ │ │ + strd r0, [r5, #4] │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 372d0 │ │ │ │ + str r2, [r5, #16] │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + ldr r3, [r1, #72] @ 0x48 │ │ │ │ + str r3, [r1, #12] │ │ │ │ + bl 37bb0 │ │ │ │ subs sl, r0, #0 │ │ │ │ - beq 87bfc │ │ │ │ - bl 1037e0 │ │ │ │ + beq 8bc74 │ │ │ │ + bl 10dd30 │ │ │ │ subs fp, r0, #0 │ │ │ │ - bgt 87c38 │ │ │ │ + bgt 8bcc4 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8ab0c │ │ │ │ - ldr r2, [pc, #588] @ 87e5c │ │ │ │ - ldr r3, [pc, #564] @ 87e48 │ │ │ │ + bl 8edc8 │ │ │ │ + ldr r2, [pc, #624] @ 8bef8 │ │ │ │ + ldr r3, [pc, #600] @ 8bee4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 87e40 │ │ │ │ + bne 8bedc │ │ │ │ mov r0, #1 │ │ │ │ - add sp, sp, #76 @ 0x4c │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + add sp, sp, #84 @ 0x54 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov r0, r5 │ │ │ │ - bl 8ae04 │ │ │ │ - ldr r3, [pc, #536] @ 87e60 │ │ │ │ mov r9, #0 │ │ │ │ + bl 8f0e4 │ │ │ │ + ldr r3, [pc, #548] @ 8befc │ │ │ │ + movw ip, #34953 @ 0x8889 │ │ │ │ + movt ip, #34952 @ 0x8888 │ │ │ │ + movw lr, #46021 @ 0xb3c5 │ │ │ │ + movt lr, #37282 @ 0x91a2 │ │ │ │ + str fp, [sp, #24] │ │ │ │ + str ip, [sp, #48] @ 0x30 │ │ │ │ + str lr, [sp, #52] @ 0x34 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [pc, #524] @ 87e64 │ │ │ │ - str fp, [sp, #20] │ │ │ │ + ldr r3, [pc, #512] @ 8bf00 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #16 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - ldr r3, [pc, #508] @ 87e68 │ │ │ │ + ldr r3, [pc, #500] @ 8bf04 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - b 87c8c │ │ │ │ + b 8bd30 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8adc0 │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ + bl 8f0a0 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ cmp r3, r9 │ │ │ │ - beq 87c08 │ │ │ │ + beq 8bc80 │ │ │ │ mov r1, #20 │ │ │ │ mov r0, #1 │ │ │ │ - bl 25460 │ │ │ │ + bl 2538c │ │ │ │ + subs r4, r0, #0 │ │ │ │ mov r6, r9 │ │ │ │ add r9, r9, #1 │ │ │ │ - subs r4, r0, #0 │ │ │ │ - beq 87c80 │ │ │ │ + beq 8bd24 │ │ │ │ mov r7, #0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sl │ │ │ │ - str r9, [r4, #16] │ │ │ │ str r7, [r4, #4] │ │ │ │ - bl 103890 │ │ │ │ + str r9, [r4, #16] │ │ │ │ + bl 10ddec │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [r4, #8] │ │ │ │ mov r0, sl │ │ │ │ - bl 103728 │ │ │ │ + bl 10dc68 │ │ │ │ vcvt.s32.f32 s15, s0 │ │ │ │ vmov r3, s15 │ │ │ │ cmp r3, r7 │ │ │ │ - blt 87c74 │ │ │ │ - ldr ip, [pc, #384] @ 87e6c │ │ │ │ - asr r0, r3, #31 │ │ │ │ - smull r1, r2, ip, r3 │ │ │ │ - add r7, sp, #52 @ 0x34 │ │ │ │ + blt 8bd18 │ │ │ │ + ldr lr, [sp, #48] @ 0x30 │ │ │ │ + ldr r0, [sp, #52] @ 0x34 │ │ │ │ + smull r1, r2, lr, r3 │ │ │ │ + asr r1, r3, #31 │ │ │ │ + smull ip, r0, r0, r3 │ │ │ │ add r2, r2, r3 │ │ │ │ - rsb r2, r0, r2, asr #5 │ │ │ │ - umull ip, r1, ip, r2 │ │ │ │ - str r7, [sp, #32] │ │ │ │ + rsb r2, r1, r2, asr #5 │ │ │ │ + add r0, r0, r3 │ │ │ │ + rsb r1, r1, r0, asr #11 │ │ │ │ + str r1, [sp] │ │ │ │ + umull r0, r1, lr, r2 │ │ │ │ lsr r1, r1, #5 │ │ │ │ rsb r1, r1, r1, lsl #4 │ │ │ │ sub r1, r2, r1, lsl #2 │ │ │ │ rsb r2, r2, r2, lsl #4 │ │ │ │ - sub r2, r3, r2, lsl #2 │ │ │ │ - str r2, [sp, #8] │ │ │ │ - ldr r2, [pc, #332] @ 87e70 │ │ │ │ - str r1, [sp, #4] │ │ │ │ - smull r1, r2, r2, r3 │ │ │ │ - mov r1, #1 │ │ │ │ - add r3, r2, r3 │ │ │ │ - rsb r0, r0, r3, asr #11 │ │ │ │ + sub r3, r3, r2, lsl #2 │ │ │ │ mov r2, #13 │ │ │ │ + stmib sp, {r1, r3} │ │ │ │ + add r3, sp, #60 @ 0x3c │ │ │ │ + mov r1, #1 │ │ │ │ + mov r0, r3 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ - str r0, [sp] │ │ │ │ - mov r0, r7 │ │ │ │ - bl 21bf0 <__sprintf_chk@plt> │ │ │ │ + str r0, [sp, #20] │ │ │ │ + bl 21b58 <__sprintf_chk@plt> │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr fp, [r4, #8] │ │ │ │ - ldr r1, [r3, #80] @ 0x50 │ │ │ │ - str r1, [sp, #24] │ │ │ │ - mov r0, r1 │ │ │ │ - bl 240d4 │ │ │ │ + ldr r7, [r3, #80] @ 0x50 │ │ │ │ + mov r0, r7 │ │ │ │ + bl 2400c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 240d4 │ │ │ │ + bl 2400c │ │ │ │ mov r8, r0 │ │ │ │ - mov r0, r7 │ │ │ │ - bl 240d4 │ │ │ │ + ldr r0, [sp, #20] │ │ │ │ + bl 2400c │ │ │ │ mov r3, r0 │ │ │ │ - str r0, [sp, #28] │ │ │ │ add r0, r6, r8 │ │ │ │ add r0, r0, r3 │ │ │ │ add r0, r0, #1 │ │ │ │ - bl 24020 │ │ │ │ - ldr r1, [sp, #24] │ │ │ │ + str r3, [sp, #28] │ │ │ │ + bl 23f58 │ │ │ │ add r2, r6, #1 │ │ │ │ - str r2, [sp, #24] │ │ │ │ + mov r1, r7 │ │ │ │ mov r7, r0 │ │ │ │ - bl 22d0c │ │ │ │ + str r2, [sp, #32] │ │ │ │ + bl 22c68 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r0, r7 │ │ │ │ - bl 21800 │ │ │ │ + bl 21768 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 87df0 │ │ │ │ - ldr r2, [sp, #24] │ │ │ │ + beq 8be8c │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ add r1, r3, #15 │ │ │ │ + add r0, r3, r8 │ │ │ │ + str r3, [sp, #32] │ │ │ │ + sub r6, r6, #17 │ │ │ │ + add r6, r8, r6 │ │ │ │ add r2, r7, r2 │ │ │ │ sub r2, r2, r1 │ │ │ │ - add r0, r3, r8 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - bl 23d8c │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ + bl 23cc4 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r3 │ │ │ │ - bl 22d0c │ │ │ │ - sub r6, r6, #17 │ │ │ │ - add r6, r8, r6 │ │ │ │ + bl 22c68 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r0, r7 │ │ │ │ - bl 21800 │ │ │ │ + bl 21768 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 87e30 │ │ │ │ + beq 8becc │ │ │ │ add r2, r6, #1 │ │ │ │ ldr r6, [sp, #28] │ │ │ │ add r1, r8, #8 │ │ │ │ add r2, r7, r2 │ │ │ │ sub r2, r2, r1 │ │ │ │ add r0, r8, r6 │ │ │ │ - bl 23d8c │ │ │ │ - ldr r1, [sp, #32] │ │ │ │ + bl 23cc4 │ │ │ │ + ldr r1, [sp, #20] │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r8 │ │ │ │ - bl 22d0c │ │ │ │ + bl 22c68 │ │ │ │ mov r0, fp │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ str r7, [r4, #8] │ │ │ │ - b 87c74 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq r6, fp, r0, lsr r7 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq r6, fp, r0, lsl r7 │ │ │ │ - andeq r1, r0, r0, ror #19 │ │ │ │ - @ instruction: 0xfffffe98 │ │ │ │ - @ instruction: 0xfffffe7c │ │ │ │ - strhteq r6, [fp], -r0 │ │ │ │ - andseq pc, r3, r8, lsl #21 │ │ │ │ - andseq r1, sp, r8, asr #14 │ │ │ │ - andseq r1, sp, r8, lsr r7 │ │ │ │ - stmhi r8, {r0, r3, r7, fp, pc} │ │ │ │ - @ instruction: 0x91a2b3c5 │ │ │ │ - ldr r1, [pc, #4] @ 87e80 │ │ │ │ + b 8bd18 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + strhteq r2, [sp], -ip │ │ │ │ + muleq r0, ip, ip │ │ │ │ + strhteq r2, [sp], -r0 │ │ │ │ + andeq r1, r0, ip, asr #19 │ │ │ │ + @ instruction: 0xfffffe70 │ │ │ │ + @ instruction: 0xfffffe64 │ │ │ │ + eoreq r2, sp, r8, asr #12 │ │ │ │ + andseq sp, r4, r0, lsr ip │ │ │ │ + @ instruction: 0x001df8f4 │ │ │ │ + andseq pc, sp, r4, ror #17 │ │ │ │ + ldr r1, [pc, #4] @ 8bf14 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 8ae38 │ │ │ │ + b 8f124 │ │ │ │ andeq r0, r0, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - pop {r4, lr} │ │ │ │ - b 24c8c │ │ │ │ - ldr r3, [pc, #132] @ 87f58 │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #8 │ │ │ │ + b 24bb8 │ │ │ │ + ldr r3, [pc, #132] @ 8bff8 │ │ │ │ sub r2, r1, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #3 │ │ │ │ - bhi 87f54 │ │ │ │ + bhi 8bff4 │ │ │ │ ldrb r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop {0} │ │ │ │ ldr r3, [r0, #24] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ ldr r0, [r3, #28] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 87f44 │ │ │ │ - b 3acfc │ │ │ │ + beq 8bfe4 │ │ │ │ + b 3b908 │ │ │ │ ldr r3, [r0, #24] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ ldr r2, [r3, #24] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 87f28 │ │ │ │ + beq 8bfc8 │ │ │ │ mov r0, r2 │ │ │ │ - b 3acfc │ │ │ │ + b 3b908 │ │ │ │ ldr r3, [r0, #24] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ ldr r3, [r3, #20] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 87f54 │ │ │ │ + beq 8bff4 │ │ │ │ mov r0, r3 │ │ │ │ - b 3acfc │ │ │ │ + b 3b908 │ │ │ │ ldr r3, [r0, #24] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ ldr r0, [r3, #16] │ │ │ │ cmp r0, #0 │ │ │ │ - bxeq lr │ │ │ │ - b 3acfc │ │ │ │ - b 8ab0c │ │ │ │ - andseq r1, sp, r5, ror #9 │ │ │ │ + bne 8bfa0 │ │ │ │ + bx lr │ │ │ │ + b 8edc8 │ │ │ │ + mulseq sp, r5, r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ - ldr ip, [pc, #544] @ 88194 │ │ │ │ - ldr r2, [pc, #544] @ 88198 │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r2, [ip, r2] │ │ │ │ - ldr r8, [pc, #536] @ 8819c │ │ │ │ + ldr lr, [pc, #552] @ 8c24c │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ - ldr r3, [pc, #532] @ 881a0 │ │ │ │ - ldr r2, [r2] │ │ │ │ - str r2, [sp, #52] @ 0x34 │ │ │ │ - mov r2, #0 │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [r8, r3] │ │ │ │ - str r3, [r0, #4] │ │ │ │ - ldr r3, [pc, #508] @ 881a4 │ │ │ │ subs r4, r1, #0 │ │ │ │ + ldr ip, [pc, #544] @ 8c250 │ │ │ │ + ldr r8, [pc, #544] @ 8c254 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, #540] @ 8c258 │ │ │ │ + ldr ip, [lr, ip] │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #532] @ 8c25c │ │ │ │ + ldr ip, [ip] │ │ │ │ + str ip, [sp, #52] @ 0x34 │ │ │ │ + mov ip, #0 │ │ │ │ + ldr r2, [r8, r2] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r0, #8] │ │ │ │ - ldr r3, [pc, #496] @ 881a8 │ │ │ │ + strd r2, [r0, #4] │ │ │ │ + ldr r3, [pc, #508] @ 8c260 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #16] │ │ │ │ - beq 88178 │ │ │ │ + beq 8c230 │ │ │ │ mov r7, r0 │ │ │ │ - bl 8ae04 │ │ │ │ + add fp, sp, #44 @ 0x2c │ │ │ │ + bl 8f0e4 │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ - bl a0c54 │ │ │ │ - ldr r3, [pc, #468] @ 881ac │ │ │ │ + add sl, sp, #40 @ 0x28 │ │ │ │ + add r5, sp, #48 @ 0x30 │ │ │ │ + bl a6078 │ │ │ │ + ldr r3, [pc, #468] @ 8c264 │ │ │ │ + mov r6, r0 │ │ │ │ mov r4, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - ldr r3, [pc, #456] @ 881b0 │ │ │ │ - add fp, sp, #44 @ 0x2c │ │ │ │ + ldr r3, [pc, #452] @ 8c268 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #24] │ │ │ │ - ldr r3, [pc, #444] @ 881b4 │ │ │ │ - add sl, sp, #40 @ 0x28 │ │ │ │ + ldr r3, [pc, #444] @ 8c26c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ add r3, sp, #36 @ 0x24 │ │ │ │ - add r5, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #16] │ │ │ │ - mov r6, r0 │ │ │ │ - b 880ac │ │ │ │ + b 8c150 │ │ │ │ mov r1, #32 │ │ │ │ mov r0, #1 │ │ │ │ - bl 25460 │ │ │ │ - ldr r1, [sp, #48] @ 0x30 │ │ │ │ + bl 2538c │ │ │ │ mov r4, r0 │ │ │ │ - str r9, [r0, #8] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl a0b70 │ │ │ │ + ldr r1, [sp, #48] @ 0x30 │ │ │ │ + str r9, [r4, #8] │ │ │ │ + bl a5f64 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl a0b70 │ │ │ │ + bl a5f64 │ │ │ │ + str r0, [r4, #20] │ │ │ │ + ldr r0, [pc, #372] @ 8c270 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ - mov r3, r0 │ │ │ │ - ldr r0, [pc, #356] @ 881b8 │ │ │ │ - str r3, [r4, #20] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl a0b70 │ │ │ │ + bl a5f64 │ │ │ │ + str r0, [r4, #24] │ │ │ │ + ldr r0, [pc, #356] @ 8c274 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ - mov r3, r0 │ │ │ │ - ldr r0, [pc, #336] @ 881bc │ │ │ │ - str r3, [r4, #24] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl a0b70 │ │ │ │ + bl a5f64 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r4, #28] │ │ │ │ mov r0, r7 │ │ │ │ - bl 8adc0 │ │ │ │ + bl 8f0a0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 24c8c │ │ │ │ - ldr r3, [pc, #292] @ 881c0 │ │ │ │ + bl 24bb8 │ │ │ │ + ldr r3, [pc, #312] @ 8c278 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ - str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ - bl a0b10 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + bl a5ef0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl a0eb4 │ │ │ │ + bl a6314 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 880fc │ │ │ │ - beq 8814c │ │ │ │ - ldr r1, [sp, #48] @ 0x30 │ │ │ │ + blt 8c1a0 │ │ │ │ + beq 8c204 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl a0b70 │ │ │ │ + ldr r1, [sp, #48] @ 0x30 │ │ │ │ + bl a5f64 │ │ │ │ subs r9, r0, #0 │ │ │ │ - bne 88014 │ │ │ │ - ldr r2, [pc, #216] @ 881c4 │ │ │ │ + bne 8c0c0 │ │ │ │ + ldr r2, [pc, #236] @ 8c27c │ │ │ │ + mov r1, #2 │ │ │ │ ldr r3, [r6] │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r1, #2 │ │ │ │ - bl ab6e0 │ │ │ │ - b 88084 │ │ │ │ - ldr r2, [pc, #196] @ 881c8 │ │ │ │ + bl b155c │ │ │ │ + b 8c128 │ │ │ │ + ldr r2, [pc, #216] @ 8c280 │ │ │ │ mov r0, #0 │ │ │ │ + mov r1, #2 │ │ │ │ ldr r3, [r6] │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r1, #2 │ │ │ │ - bl ab6e0 │ │ │ │ + bl b155c │ │ │ │ mov r0, r6 │ │ │ │ - bl a0c60 │ │ │ │ + bl a6084 │ │ │ │ mov r0, #1 │ │ │ │ - ldr r2, [pc, #164] @ 881cc │ │ │ │ - ldr r3, [pc, #108] @ 88198 │ │ │ │ + ldr r2, [pc, #184] @ 8c284 │ │ │ │ + ldr r3, [pc, #128] @ 8c250 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 88190 │ │ │ │ + bne 8c248 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov r0, r6 │ │ │ │ - bl a0c60 │ │ │ │ + bl a6084 │ │ │ │ cmp r4, #0 │ │ │ │ - bne 8811c │ │ │ │ - ldr r2, [pc, #108] @ 881d0 │ │ │ │ + bne 8c1c0 │ │ │ │ + ldr r2, [pc, #108] @ 8c288 │ │ │ │ mov r1, #2 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r0, #0 │ │ │ │ - b 88120 │ │ │ │ - ldr r2, [pc, #84] @ 881d4 │ │ │ │ + b 8c1c4 │ │ │ │ + ldr r2, [pc, #84] @ 8c28c │ │ │ │ mov r1, #2 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl ab6e0 │ │ │ │ - b 88170 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq r6, fp, ip, asr #6 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq r6, fp, ip, lsr #6 │ │ │ │ - andeq r1, r0, r0, ror #19 │ │ │ │ - @ instruction: 0xffffff1c │ │ │ │ - @ instruction: 0xfffffeb8 │ │ │ │ - mulseq r7, r8, r0 │ │ │ │ - @ instruction: 0x00154db4 │ │ │ │ - andseq r4, r5, r8, lsr #27 │ │ │ │ - andseq pc, r3, r0, lsl #20 │ │ │ │ - andseq r2, r6, ip, ror #26 │ │ │ │ - andeq r1, r0, r0, lsl ip │ │ │ │ - andseq r4, r5, r4, ror ip │ │ │ │ - andseq r4, r5, ip, ror r9 │ │ │ │ - mlaeq fp, r8, r1, r6 │ │ │ │ - andseq r4, r5, ip, asr #23 │ │ │ │ - andseq r4, r5, r8, lsl #23 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 8c228 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eoreq r2, sp, r0, lsr #5 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + mlaeq sp, r4, r2, r2 │ │ │ │ + andeq r1, r0, ip, asr #19 │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ + @ instruction: 0xfffffea0 │ │ │ │ + andseq r6, r8, ip, lsr #4 │ │ │ │ + andseq r2, r6, ip, asr #30 │ │ │ │ + andseq r2, r6, r4, asr #30 │ │ │ │ + andseq sp, r4, r8, lsr #23 │ │ │ │ + andseq r0, r7, r8, lsl pc │ │ │ │ + strdeq r1, [r0], -ip │ │ │ │ + andseq r2, r6, ip, lsl lr │ │ │ │ + andseq r2, r6, r4, lsr #22 │ │ │ │ + eoreq r2, sp, r4, lsl #2 │ │ │ │ + andseq r2, r6, r0, ror #26 │ │ │ │ + andseq r2, r6, ip, lsl sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #24] │ │ │ │ sub sp, sp, #8 │ │ │ │ - ldr r2, [r3, #24] │ │ │ │ mov r4, r0 │ │ │ │ - cmp r2, #0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - beq 88210 │ │ │ │ + ldr r2, [r3, #24] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 8c2d4 │ │ │ │ ldr r2, [r3, #100] @ 0x64 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 882ac │ │ │ │ + bne 8c384 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r1, #8 │ │ │ │ cmpne r1, #127 @ 0x7f │ │ │ │ - bne 8824c │ │ │ │ + bne 8c324 │ │ │ │ ldr r3, [r3, #48] @ 0x30 │ │ │ │ ldr r4, [r3] │ │ │ │ mov r0, r4 │ │ │ │ - bl 240d4 │ │ │ │ + bl 2400c │ │ │ │ cmp r0, #0 │ │ │ │ - addne r4, r4, r0 │ │ │ │ - movne r3, #0 │ │ │ │ - strbne r3, [r4, #-1] │ │ │ │ + beq 8c308 │ │ │ │ + add r4, r4, r0 │ │ │ │ + mov r3, #0 │ │ │ │ + strb r3, [r4, #-1] │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov r0, r4 │ │ │ │ - bl 861b8 │ │ │ │ + bl 8a134 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 88240 │ │ │ │ + bne 8c308 │ │ │ │ ldr r5, [sp, #4] │ │ │ │ cmp r5, #127 @ 0x7f │ │ │ │ - bhi 88244 │ │ │ │ + bhi 8c30c │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r7, [r3, #48] @ 0x30 │ │ │ │ ldr r8, [r7] │ │ │ │ mov r0, r8 │ │ │ │ - bl 240d4 │ │ │ │ + bl 2400c │ │ │ │ ldr r1, [r7, #4] │ │ │ │ - cmp r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ - ble 882c0 │ │ │ │ + cmp r1, r0 │ │ │ │ + ble 8c398 │ │ │ │ strb r5, [r8, r6] │ │ │ │ - ldr r3, [r4, #24] │ │ │ │ mov r2, #0 │ │ │ │ + ldr r3, [r4, #24] │ │ │ │ ldr r3, [r3, #48] @ 0x30 │ │ │ │ ldr r3, [r3] │ │ │ │ add r3, r3, r6 │ │ │ │ strb r2, [r3, #1] │ │ │ │ - b 88240 │ │ │ │ + b 8c308 │ │ │ │ mov r2, #4 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ add r1, sp, r2 │ │ │ │ - bl 23888 │ │ │ │ - b 88240 │ │ │ │ + bl 237c0 │ │ │ │ + b 8c308 │ │ │ │ add r1, r1, #255 @ 0xff │ │ │ │ mov r0, r7 │ │ │ │ str r1, [r7, #4] │ │ │ │ - bl 254a8 │ │ │ │ + bl 253d4 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r5, [sp, #4] │ │ │ │ ldr r3, [r3, #48] @ 0x30 │ │ │ │ str r0, [r7] │ │ │ │ ldr r8, [r3] │ │ │ │ - b 8828c │ │ │ │ + b 8c364 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, #10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 24b6c │ │ │ │ + bl 24a98 │ │ │ │ + mov r4, r0 │ │ │ │ mov r3, #0 │ │ │ │ - subs r4, r0, #0 │ │ │ │ - beq 88344 │ │ │ │ - cmp r5, r4 │ │ │ │ + cmp r4, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - beq 88330 │ │ │ │ + beq 8c434 │ │ │ │ + cmp r5, r4 │ │ │ │ + beq 8c414 │ │ │ │ strb r3, [r4] │ │ │ │ - bl 882e8 │ │ │ │ + bl 8c3c0 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ add r5, r4, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 88300 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + bne 8c3e0 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r3, [r6, #8] │ │ │ │ ldr r2, [r6, #64] @ 0x40 │ │ │ │ cmp r3, r2 │ │ │ │ addlt r3, r3, #1 │ │ │ │ strlt r3, [r6, #8] │ │ │ │ - bge 8838c │ │ │ │ + bge 8c48c │ │ │ │ mov r0, r5 │ │ │ │ ldrd r4, [r6] │ │ │ │ - bl 21f74 │ │ │ │ + bl 21edc │ │ │ │ ldr r3, [r6, #4] │ │ │ │ - ldr r1, [r6, #64] @ 0x40 │ │ │ │ + mov r1, #1 │ │ │ │ + ldr r2, [r6, #64] @ 0x40 │ │ │ │ str r0, [r4, r5, lsl #2] │ │ │ │ - add r0, r3, #1 │ │ │ │ - blx 1c679c │ │ │ │ - mov r3, #1 │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #4] │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - ldr r2, [r6, #4] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + add r3, r3, r1 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + sdiv r1, r3, r2 │ │ │ │ + mls r3, r2, r1, r3 │ │ │ │ + str r3, [r6, #4] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r3, [r6] │ │ │ │ + ldr r2, [r6, #4] │ │ │ │ ldr r0, [r3, r2, lsl #2] │ │ │ │ - bl 24c8c │ │ │ │ - b 8835c │ │ │ │ + bl 24bb8 │ │ │ │ + b 8c44c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r2, [pc, #136] @ 88440 │ │ │ │ + ldr ip, [pc, #140] @ 8c54c │ │ │ │ + mov r6, r1 │ │ │ │ + mov r1, #4 │ │ │ │ + ldr r2, [pc, #132] @ 8c550 │ │ │ │ + ldr r3, [pc, #132] @ 8c554 │ │ │ │ + add ip, pc, ip │ │ │ │ ldr r4, [r0, #24] │ │ │ │ - mov r3, r0 │ │ │ │ - ldr r0, [pc, #128] @ 88444 │ │ │ │ add r2, pc, r2 │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ - ldr r2, [pc, #116] @ 88448 │ │ │ │ + str ip, [r0, #4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + strd r2, [r0, #8] │ │ │ │ ldr r0, [r4, #64] @ 0x40 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #12] │ │ │ │ - mov r6, r1 │ │ │ │ - mov r1, #4 │ │ │ │ - bl 25460 │ │ │ │ - ldr r2, [r4, #56] @ 0x38 │ │ │ │ + bl 2538c │ │ │ │ + ldr r3, [r4, #56] @ 0x38 │ │ │ │ mov r1, #16 │ │ │ │ - str r2, [r4, #40] @ 0x28 │ │ │ │ - mov r3, r0 │ │ │ │ - str r3, [r4] │ │ │ │ + str r0, [r4] │ │ │ │ mov r0, #1 │ │ │ │ - bl 25460 │ │ │ │ - mov r1, #1 │ │ │ │ + str r3, [r4, #40] @ 0x28 │ │ │ │ + bl 2538c │ │ │ │ mov r5, r0 │ │ │ │ - str r5, [r4, #44] @ 0x2c │ │ │ │ + mov r1, #1 │ │ │ │ mov r0, #255 @ 0xff │ │ │ │ + str r5, [r4, #44] @ 0x2c │ │ │ │ str r5, [r4, #48] @ 0x30 │ │ │ │ - bl 25460 │ │ │ │ + bl 2538c │ │ │ │ mov r3, #255 @ 0xff │ │ │ │ cmp r6, #0 │ │ │ │ stm r5, {r0, r3} │ │ │ │ - beq 88438 │ │ │ │ + beq 8c538 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 882e8 │ │ │ │ + bl 8c3c0 │ │ │ │ + ldrd r4, [sp] │ │ │ │ mov r0, #1 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - andeq r0, r0, r8, asr r9 │ │ │ │ - @ instruction: 0x000005b0 │ │ │ │ - @ instruction: 0xfffffdfc │ │ │ │ - mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, lr} │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + andeq r0, r0, r4, lsl #12 │ │ │ │ + @ instruction: 0x000009bc │ │ │ │ + @ instruction: 0xfffffdac │ │ │ │ + mov ip, #4096 @ 0x1000 │ │ │ │ + strd r4, [sp, #-12]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #8] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r3, [r0, #24] │ │ │ │ - ldr ip, [pc, #296] @ 88590 │ │ │ │ - ldr r2, [r3, #48] @ 0x30 │ │ │ │ - ldr r1, [r3, #40] @ 0x28 │ │ │ │ - ldr r3, [pc, #288] @ 88594 │ │ │ │ - add ip, pc, ip │ │ │ │ - mov r4, r0 │ │ │ │ - ldr r0, [pc, #280] @ 88598 │ │ │ │ - ldr r3, [ip, r3] │ │ │ │ + ldr r2, [pc, #308] @ 8c6a8 │ │ │ │ sub sp, sp, #12 │ │ │ │ - ldr r2, [r2] │ │ │ │ + mov r4, r0 │ │ │ │ + ldr r3, [pc, #300] @ 8c6ac │ │ │ │ + ldr r0, [pc, #300] @ 8c6b0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 24830 │ │ │ │ + ldr r3, [r4, #24] │ │ │ │ + ldr r1, [r3, #40] @ 0x28 │ │ │ │ + ldr r2, [r3, #48] @ 0x30 │ │ │ │ + ldr r2, [r2] │ │ │ │ + bl 24768 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ str r1, [sp] │ │ │ │ - bl 882e8 │ │ │ │ + bl 8c3c0 │ │ │ │ mov r0, sp │ │ │ │ - bl 223e8 │ │ │ │ + bl 22344 │ │ │ │ ldr r2, [r4, #24] │ │ │ │ ldr r3, [r2, #44] @ 0x2c │ │ │ │ ldr r1, [r2, #48] @ 0x30 │ │ │ │ cmp r3, r1 │ │ │ │ - beq 8850c │ │ │ │ + beq 8c624 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r2, #0 │ │ │ │ strb r2, [r3] │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r5, [r3, #44] @ 0x2c │ │ │ │ - ldr r2, [pc, #184] @ 8859c │ │ │ │ str r5, [r3, #48] @ 0x30 │ │ │ │ - ldr r3, [pc, #168] @ 88594 │ │ │ │ + ldr r2, [pc, #188] @ 8c6b4 │ │ │ │ + ldr r3, [pc, #176] @ 8c6ac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 8858c │ │ │ │ + bne 8c6a4 │ │ │ │ add sp, sp, #12 │ │ │ │ - pop {r4, r5, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #8 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r1, [r2, #52] @ 0x34 │ │ │ │ ldr r0, [r2, #96] @ 0x60 │ │ │ │ cmp r1, r0 │ │ │ │ addlt r1, r1, #1 │ │ │ │ strlt r1, [r2, #52] @ 0x34 │ │ │ │ - blt 8854c │ │ │ │ + blt 8c664 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 88524 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ + bne 8c63c │ │ │ │ ldr r0, [r5] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ str r3, [r2, #12] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ mov r1, #16 │ │ │ │ mov r0, #1 │ │ │ │ - bl 25460 │ │ │ │ + bl 2538c │ │ │ │ + mov r5, r0 │ │ │ │ mov r3, #255 @ 0xff │ │ │ │ + mov r0, r3 │ │ │ │ mov r1, #1 │ │ │ │ - mov r5, r0 │ │ │ │ str r3, [r5, #4] │ │ │ │ - mov r0, r3 │ │ │ │ - bl 25460 │ │ │ │ + bl 2538c │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ - str r2, [r5, #12] │ │ │ │ str r0, [r5] │ │ │ │ + str r2, [r5, #12] │ │ │ │ str r5, [r2, #8] │ │ │ │ str r5, [r3, #44] @ 0x2c │ │ │ │ - b 884dc │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq r5, fp, r0, asr lr │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - andseq r2, r5, ip, lsr ip │ │ │ │ - ldrdeq r5, [fp], -r8 @ │ │ │ │ + b 8c5ec │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eoreq r1, sp, r0, asr sp │ │ │ │ + muleq r0, ip, ip │ │ │ │ + andseq r0, r6, ip, lsl #27 │ │ │ │ + ldrdeq r1, [sp], -r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + strd r4, [sp, #-32]! @ 0xffffffe0 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + str sl, [sp, #24] │ │ │ │ + str lr, [sp, #28] │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r8, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, #10 │ │ │ │ mov r0, r8 │ │ │ │ - bl 24b6c │ │ │ │ + bl 24a98 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ + mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ ldrle r3, [r4, #64] @ 0x40 │ │ │ │ sub r7, r3, #1 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - mov r5, r0 │ │ │ │ - ble 88634 │ │ │ │ + ble 8c76c │ │ │ │ ldr r3, [r4, #12] │ │ │ │ sub r6, r8, r0 │ │ │ │ clz r6, r6 │ │ │ │ lsr r6, r6, #5 │ │ │ │ cmp r3, #0 │ │ │ │ orrne r6, r6, #1 │ │ │ │ cmp r6, #0 │ │ │ │ - bne 88634 │ │ │ │ + bne 8c76c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 8864c │ │ │ │ + beq 8c798 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ strb r6, [r5] │ │ │ │ - bl 885a0 │ │ │ │ + bl 8c6b8 │ │ │ │ ldrb r3, [r5, #1] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 88698 │ │ │ │ - mov r3, #1 │ │ │ │ - str r3, [r4, #12] │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ + moveq r3, #1 │ │ │ │ + streq r3, [r4, #12] │ │ │ │ + beq 8c780 │ │ │ │ + add r1, r5, #1 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 8c3c0 │ │ │ │ + str r6, [r4, #12] │ │ │ │ + b 8c780 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 882e8 │ │ │ │ + bl 8c3c0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #12] │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldr sl, [sp, #24] │ │ │ │ + add sp, sp, #28 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r6, [r4] │ │ │ │ ldr r9, [r6, r7, lsl #2] │ │ │ │ mov r0, r9 │ │ │ │ - bl 240d4 │ │ │ │ + bl 2400c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 240d4 │ │ │ │ + bl 2400c │ │ │ │ add r1, r5, r0 │ │ │ │ - add r1, r1, #1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 254a8 │ │ │ │ + add r1, r1, #1 │ │ │ │ + bl 253d4 │ │ │ │ ldr r3, [r4] │ │ │ │ str r0, [r6, r7, lsl #2] │ │ │ │ ldr r0, [r3, r7, lsl #2] │ │ │ │ cmp r0, #0 │ │ │ │ - popeq {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ + beq 8c780 │ │ │ │ + ldrd r4, [sp] │ │ │ │ mov r1, r8 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 24434 │ │ │ │ - add r1, r5, #1 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 882e8 │ │ │ │ - str r6, [r4, #12] │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldr sl, [sp, #24] │ │ │ │ + ldr lr, [sp, #28] │ │ │ │ + add sp, sp, #32 │ │ │ │ + b 2436c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + strd r4, [sp, #-28]! @ 0xffffffe4 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + str lr, [sp, #24] │ │ │ │ str r0, [ip, #3640] @ 0xe38 │ │ │ │ - ldr r1, [pc, #660] @ 88958 │ │ │ │ - ldr r2, [pc, #660] @ 8895c │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r1, r2] │ │ │ │ + ldr r2, [pc, #664] @ 8cab4 │ │ │ │ + sub sp, sp, #428 @ 0x1ac │ │ │ │ + ldr r3, [pc, #660] @ 8cab8 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r3, [r3] │ │ │ │ + str r3, [sp, #420] @ 0x1a4 │ │ │ │ + mov r3, #0 │ │ │ │ ldr r3, [r0, #24] │ │ │ │ - sub sp, sp, #424 @ 0x1a8 │ │ │ │ - ldr r2, [r2] │ │ │ │ - str r2, [sp, #420] @ 0x1a4 │ │ │ │ - mov r2, #0 │ │ │ │ ldr r2, [r3, #24] │ │ │ │ cmp r2, #0 │ │ │ │ - bne 88718 │ │ │ │ - ldr r2, [pc, #620] @ 88960 │ │ │ │ - ldr r3, [pc, #612] @ 8895c │ │ │ │ + bne 8c880 │ │ │ │ + ldr r2, [pc, #624] @ 8cabc │ │ │ │ + ldr r3, [pc, #616] @ 8cab8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #420] @ 0x1a4 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 88954 │ │ │ │ - add sp, sp, #424 @ 0x1a8 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - mov r5, #0 │ │ │ │ - ldr r7, [r3, #32] │ │ │ │ - add r8, sp, #36 @ 0x24 │ │ │ │ + bne 8cab0 │ │ │ │ + add sp, sp, #428 @ 0x1ac │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + add sp, sp, #24 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r5, [r3, #32] │ │ │ │ + vmov.i32 q8, #0 @ 0x00000000 │ │ │ │ + add r6, sp, #16 │ │ │ │ + add r7, sp, #36 @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r8 │ │ │ │ - ldr r9, [r3, #36] @ 0x24 │ │ │ │ - str r5, [sp, #16] │ │ │ │ - str r5, [sp, #20] │ │ │ │ - str r5, [sp, #24] │ │ │ │ - str r5, [sp, #28] │ │ │ │ - bl 24368 │ │ │ │ + mov r1, #0 │ │ │ │ + ldr r8, [r3, #36] @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ - bl 22c70 <__fdelt_chk@plt> │ │ │ │ + mov r9, #1 │ │ │ │ + vst1.8 {d16-d17}, [r6 :64] │ │ │ │ + bl 242a0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 22bcc <__fdelt_chk@plt> │ │ │ │ add r3, sp, #424 @ 0x1a8 │ │ │ │ - mov sl, #1 │ │ │ │ - add r6, sp, #16 │ │ │ │ add r3, r3, r0, lsl #2 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ ldr r2, [r3, #-388] @ 0xfffffe7c │ │ │ │ ldr r1, [r0, #32] │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ and r1, r1, #31 │ │ │ │ - orr r2, r2, sl, lsl r1 │ │ │ │ + orr r2, r2, r9, lsl r1 │ │ │ │ str r2, [r3, #-388] @ 0xfffffe7c │ │ │ │ - bl 22c70 <__fdelt_chk@plt> │ │ │ │ + bl 22bcc <__fdelt_chk@plt> │ │ │ │ ldr r2, [r4, #24] │ │ │ │ add r3, sp, #424 @ 0x1a8 │ │ │ │ - ldr ip, [r2, #36] @ 0x24 │ │ │ │ - cmp r7, r9 │ │ │ │ - and ip, ip, #31 │ │ │ │ - mov r1, r8 │ │ │ │ + cmp r5, r8 │ │ │ │ add r3, r3, r0, lsl #2 │ │ │ │ + movge r0, r5 │ │ │ │ + movlt r0, r8 │ │ │ │ + mov r1, r7 │ │ │ │ + add r0, r0, r9 │ │ │ │ + ldr ip, [r2, #36] @ 0x24 │ │ │ │ ldr r2, [r3, #-388] @ 0xfffffe7c │ │ │ │ - movge r0, r7 │ │ │ │ - orr r2, r2, sl, lsl ip │ │ │ │ - movlt r0, r9 │ │ │ │ + and ip, ip, #31 │ │ │ │ + orr r2, r2, r9, lsl ip │ │ │ │ str r2, [r3, #-388] @ 0xfffffe7c │ │ │ │ - add r0, r0, sl │ │ │ │ + mov r3, #0 │ │ │ │ + mov r2, r3 │ │ │ │ str r6, [sp] │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r5 │ │ │ │ - bl 22d3c <__select64@plt> │ │ │ │ - subs r6, r0, #0 │ │ │ │ - beq 88894 │ │ │ │ - blt 88918 │ │ │ │ - ldr r2, [r4, #24] │ │ │ │ + bl 22c98 <__select64@plt> │ │ │ │ + subs r5, r0, #0 │ │ │ │ + beq 8c9f0 │ │ │ │ + blt 8ca74 │ │ │ │ + ldr r3, [r4, #24] │ │ │ │ mov r6, #1 │ │ │ │ mov r8, #0 │ │ │ │ mov r7, r6 │ │ │ │ add r9, sp, #164 @ 0xa4 │ │ │ │ - add r2, r2, r6, lsl #2 │ │ │ │ - ldr r0, [r2, #28] │ │ │ │ - bl 22c70 <__fdelt_chk@plt> │ │ │ │ - ldr r1, [r4, #24] │ │ │ │ lsl r5, r6, #2 │ │ │ │ - add r3, r1, r5 │ │ │ │ - add r0, sp, r0, lsl #2 │ │ │ │ - ldr r2, [r0, #36] @ 0x24 │ │ │ │ + add r3, r3, r5 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ - and r3, r0, #31 │ │ │ │ - ands r2, r2, r7, lsl r3 │ │ │ │ - beq 8883c │ │ │ │ + bl 22bcc <__fdelt_chk@plt> │ │ │ │ + ldr r2, [r4, #24] │ │ │ │ + add r0, sp, r0, lsl #2 │ │ │ │ + ldr r3, [r0, #36] @ 0x24 │ │ │ │ + add r5, r2, r5 │ │ │ │ + ldr r0, [r5, #28] │ │ │ │ + and r1, r0, #31 │ │ │ │ + ands r3, r3, r7, lsl r1 │ │ │ │ + beq 8c998 │ │ │ │ cmp r8, #0 │ │ │ │ - strne r7, [r1, #12] │ │ │ │ - mov r2, #255 @ 0xff │ │ │ │ mov r1, r9 │ │ │ │ - bl 235f4 │ │ │ │ + strne r7, [r2, #12] │ │ │ │ + mov r2, #255 @ 0xff │ │ │ │ + bl 23538 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 8886c │ │ │ │ - bne 88850 │ │ │ │ + blt 8c9c8 │ │ │ │ + bne 8c9ac │ │ │ │ mov r8, #1 │ │ │ │ cmp r6, #2 │ │ │ │ - beq 886ec │ │ │ │ - ldr r2, [r4, #24] │ │ │ │ + beq 8c844 │ │ │ │ + ldr r3, [r4, #24] │ │ │ │ mov r6, #2 │ │ │ │ - b 887e8 │ │ │ │ + b 8c944 │ │ │ │ add r0, sp, r0 │ │ │ │ mov r3, #0 │ │ │ │ - strb r3, [r0, #164] @ 0xa4 │ │ │ │ mov r1, r9 │ │ │ │ + strb r3, [r0, #164] @ 0xa4 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ - bl 885a0 │ │ │ │ - b 88838 │ │ │ │ + bl 8c6b8 │ │ │ │ + b 8c994 │ │ │ │ cmp r6, #1 │ │ │ │ - beq 88930 │ │ │ │ - ldr r3, [pc, #232] @ 88964 │ │ │ │ - ldr r2, [pc, #232] @ 88968 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ + beq 8ca8c │ │ │ │ + ldr r3, [pc, #232] @ 8cac0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, #0 │ │ │ │ - bl ab6e0 │ │ │ │ - b 886ec │ │ │ │ + ldr r2, [pc, #224] @ 8cac4 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 8c844 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ - mov r2, sl │ │ │ │ - ldr r0, [r3, #24] │ │ │ │ + mov r2, r9 │ │ │ │ add r1, sp, #12 │ │ │ │ - bl 233d8 │ │ │ │ - cmp r0, r5 │ │ │ │ - bge 887d4 │ │ │ │ - bl 23b70 <__errno_location@plt> │ │ │ │ + ldr r0, [r3, #24] │ │ │ │ + bl 2331c │ │ │ │ + cmp r0, #0 │ │ │ │ + bge 8c930 │ │ │ │ + bl 23aa8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #10 │ │ │ │ - bne 888f8 │ │ │ │ + bne 8ca54 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r0, [r3, #28] │ │ │ │ - bl 21cec │ │ │ │ + bl 21c54 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 21cec │ │ │ │ + bl 21c54 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ - bl 21cec │ │ │ │ - ldr r2, [r4, #24] │ │ │ │ - ldr r3, [r2, #56] @ 0x38 │ │ │ │ - str r6, [r2, #24] │ │ │ │ - str r3, [r2, #40] @ 0x28 │ │ │ │ - b 887d8 │ │ │ │ - bl 23a8c │ │ │ │ - ldr r2, [pc, #104] @ 8896c │ │ │ │ - mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ + bl 21c54 │ │ │ │ + ldr r3, [r4, #24] │ │ │ │ + ldr r2, [r3, #56] @ 0x38 │ │ │ │ + str r5, [r3, #24] │ │ │ │ + str r2, [r3, #40] @ 0x28 │ │ │ │ + b 8c934 │ │ │ │ + bl 239c4 │ │ │ │ + ldr r2, [pc, #104] @ 8cac8 │ │ │ │ mov r3, r0 │ │ │ │ - mov r0, r6 │ │ │ │ - bl ab6e0 │ │ │ │ - b 887d4 │ │ │ │ - ldr r2, [pc, #80] @ 88970 │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, r5 │ │ │ │ - bl ab6e0 │ │ │ │ - b 886ec │ │ │ │ - ldr r3, [pc, #60] @ 88974 │ │ │ │ - ldr r2, [pc, #60] @ 88978 │ │ │ │ - add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 8c930 │ │ │ │ + ldr r2, [pc, #80] @ 8cacc │ │ │ │ + mov r1, #1 │ │ │ │ + mov r0, #0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 8c844 │ │ │ │ + ldr r3, [pc, #60] @ 8cad0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, #0 │ │ │ │ - bl ab6e0 │ │ │ │ mov r8, r6 │ │ │ │ - b 88844 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - strdeq r5, [fp], -ip @ │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq r5, fp, ip, asr #23 │ │ │ │ - andseq r4, r5, r0, lsl #11 │ │ │ │ - andseq r4, r5, r4, lsl #11 │ │ │ │ - andseq r4, r5, r4, asr #9 │ │ │ │ - andseq r4, r5, r4, asr #9 │ │ │ │ - andseq r4, r5, r0, lsl #10 │ │ │ │ - andseq r4, r5, r8, asr #9 │ │ │ │ + ldr r2, [pc, #48] @ 8cad4 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 8c9a0 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + strhteq r1, [sp], -r0 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eoreq r1, sp, r4, lsl #21 │ │ │ │ + andseq r2, r6, ip, ror #12 │ │ │ │ + andseq r2, r6, r0, ror r6 │ │ │ │ + @ instruction: 0x001625b0 │ │ │ │ + @ instruction: 0x001625b4 │ │ │ │ + andseq r2, r6, r8, ror #11 │ │ │ │ + @ instruction: 0x001625b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ - ldr r5, [r1, #40] @ 0x28 │ │ │ │ + ldr r2, [pc, #904] @ 8ce88 │ │ │ │ mov fp, r1 │ │ │ │ - ldr r1, [pc, #880] @ 88d0c │ │ │ │ - ldr r3, [pc, #880] @ 88d10 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [r1, r3] │ │ │ │ - ldr r2, [r0, #24] │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ + mov r8, r0 │ │ │ │ + ldr r3, [pc, #892] @ 8ce8c │ │ │ │ + ldr sl, [r1, #36] @ 0x24 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r5, [r1, #40] @ 0x28 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r0, #24] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ - ldr r3, [r2, #68] @ 0x44 │ │ │ │ - ldr sl, [fp, #36] @ 0x24 │ │ │ │ - mul r5, r3, r5 │ │ │ │ - ldr r3, [pc, #840] @ 88d14 │ │ │ │ - mov r8, r0 │ │ │ │ + movw r3, #34079 @ 0x851f │ │ │ │ + movt r3, #20971 @ 0x51eb │ │ │ │ + ldr r1, [r2, #68] @ 0x44 │ │ │ │ + mul r5, r1, r5 │ │ │ │ smull r1, r3, r3, r5 │ │ │ │ asr r5, r5, #31 │ │ │ │ rsb r5, r5, r3, asr #5 │ │ │ │ ldr r3, [r2, #24] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [r2, #72] @ 0x48 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bne 88ce8 │ │ │ │ - ldr r3, [r2, #16] │ │ │ │ + bne 8ce64 │ │ │ │ ldr r6, [r2, #4] │ │ │ │ + ldr r3, [r2, #16] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 88c90 │ │ │ │ + bne 8ce10 │ │ │ │ ldr r3, [r2, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [r2, #20] │ │ │ │ - bne 88b98 │ │ │ │ + bne 8cd1c │ │ │ │ cmp r3, #0 │ │ │ │ - bne 88ba0 │ │ │ │ + bne 8cd24 │ │ │ │ ldr r4, [r2, #76] @ 0x4c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ sub r4, r5, r4 │ │ │ │ orrs r3, r1, r4 │ │ │ │ - bmi 88b6c │ │ │ │ + bmi 8ccdc │ │ │ │ sub sl, sl, r1, lsl #1 │ │ │ │ cmp r5, #0 │ │ │ │ cmpgt sl, #0 │ │ │ │ movle r3, #1 │ │ │ │ movgt r3, #0 │ │ │ │ - ble 88b6c │ │ │ │ + ble 8ccdc │ │ │ │ ldr r1, [r2, #80] @ 0x50 │ │ │ │ cmp r1, #0 │ │ │ │ - blt 88a70 │ │ │ │ + blt 8cbe0 │ │ │ │ ldrb r2, [r2, #84] @ 0x54 │ │ │ │ - str r5, [sp, #8] │ │ │ │ + uxtb r1, r1 │ │ │ │ str r3, [sp] │ │ │ │ + str r5, [sp, #8] │ │ │ │ ldr r0, [fp, #36] @ 0x24 │ │ │ │ str r0, [sp, #4] │ │ │ │ - uxtb r1, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 876c0 │ │ │ │ + bl 8b6ec │ │ │ │ ldr r2, [r8, #24] │ │ │ │ ldr r3, [r2, #24] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 88bf4 │ │ │ │ + beq 8cd74 │ │ │ │ ldr r3, [r2, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 88bf4 │ │ │ │ + beq 8cd74 │ │ │ │ ldr r3, [r2, #72] @ 0x48 │ │ │ │ cmp r4, r3 │ │ │ │ - ble 88b6c │ │ │ │ - add r3, sp, #44 @ 0x2c │ │ │ │ - sub ip, r6, #1 │ │ │ │ - str r3, [sp, #28] │ │ │ │ - add r3, sp, #40 @ 0x28 │ │ │ │ - mov r7, ip │ │ │ │ + ble 8ccdc │ │ │ │ + add r1, sp, #44 @ 0x2c │ │ │ │ + sub r3, r6, #1 │ │ │ │ mov r9, #0 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - str ip, [sp, #36] @ 0x24 │ │ │ │ - b 88b60 │ │ │ │ + mov r7, r3 │ │ │ │ + str r1, [sp, #28] │ │ │ │ + add r1, sp, #40 @ 0x28 │ │ │ │ + str r1, [sp, #32] │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + b 8ccd0 │ │ │ │ cmp r7, #0 │ │ │ │ mov r6, r7 │ │ │ │ - ldrlt r3, [sp, #36] @ 0x24 │ │ │ │ - ldrlt r6, [r2, #64] @ 0x40 │ │ │ │ - mov r1, sl │ │ │ │ - addlt r6, r3, r6 │ │ │ │ + bge 8cc44 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + ldr r6, [r2, #64] @ 0x40 │ │ │ │ + add r6, r3, r6 │ │ │ │ + sub r6, r6, r9 │ │ │ │ ldr r3, [r2] │ │ │ │ - sublt r6, r6, r9 │ │ │ │ - ldr r0, [r3, r6, lsl #2] │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ + mov r1, sl │ │ │ │ + sub r7, r7, #1 │ │ │ │ ldr r2, [r2, #76] @ 0x4c │ │ │ │ - str r3, [sp, #4] │ │ │ │ + ldr r0, [r3, r6, lsl #2] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp] │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + str r3, [sp, #4] │ │ │ │ mov r3, #1 │ │ │ │ - bl 86a34 │ │ │ │ - ldr r2, [r8, #24] │ │ │ │ - mov r0, #12 │ │ │ │ - ldr r1, [r2] │ │ │ │ + bl 8aa20 │ │ │ │ + ldr ip, [r8, #24] │ │ │ │ + mov lr, #12 │ │ │ │ mov r3, r4 │ │ │ │ - ldr r1, [r1, r6, lsl #2] │ │ │ │ - str r0, [sp, #20] │ │ │ │ - str r0, [sp, #16] │ │ │ │ - mov r0, #1 │ │ │ │ - str r0, [sp, #12] │ │ │ │ - ldr r2, [r2, #76] @ 0x4c │ │ │ │ - str r2, [sp, #8] │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [sp, #24] │ │ │ │ - str r5, [sp, #4] │ │ │ │ + ldr r1, [ip] │ │ │ │ + ldr r1, [r1, r6, lsl #2] │ │ │ │ + mov r6, #1 │ │ │ │ + add r9, r9, r6 │ │ │ │ + str r6, [sp, #12] │ │ │ │ + str lr, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ + ldr ip, [ip, #76] @ 0x4c │ │ │ │ str sl, [sp] │ │ │ │ - bl 86c04 │ │ │ │ + stmib sp, {r5, ip} │ │ │ │ + bl 8ac14 │ │ │ │ ldr r2, [r8, #24] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, #76] @ 0x4c │ │ │ │ - add r9, r9, #1 │ │ │ │ add r3, r3, r1 │ │ │ │ sub r4, r4, r3 │ │ │ │ ldr r3, [r2, #72] @ 0x48 │ │ │ │ - sub r7, r7, #1 │ │ │ │ cmp r3, r4 │ │ │ │ - bge 88b6c │ │ │ │ + bge 8ccdc │ │ │ │ ldr r3, [r2, #8] │ │ │ │ cmp r3, r9 │ │ │ │ - bgt 88ab8 │ │ │ │ - ldr r2, [pc, #420] @ 88d18 │ │ │ │ - ldr r3, [pc, #408] @ 88d10 │ │ │ │ + bgt 8cc28 │ │ │ │ + ldr r2, [pc, #428] @ 8ce90 │ │ │ │ + ldr r3, [pc, #420] @ 8ce8c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 88d08 │ │ │ │ + bne 8ce84 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ cmp r3, #0 │ │ │ │ - beq 88cf4 │ │ │ │ - bl 15a0b4 │ │ │ │ + beq 8ce70 │ │ │ │ + bl 167d30 │ │ │ │ ldr r2, [r8, #24] │ │ │ │ ldr r3, [r2, #20] │ │ │ │ sub r0, r0, r3 │ │ │ │ ldr r3, [r2, #92] @ 0x5c │ │ │ │ cmp r3, r0 │ │ │ │ mvncc r3, #0 │ │ │ │ strcc r3, [r2, #20] │ │ │ │ - bcc 88a14 │ │ │ │ + bcc 8cb84 │ │ │ │ ldr r3, [r2, #68] @ 0x44 │ │ │ │ ldr r1, [r2, #88] @ 0x58 │ │ │ │ - mul r0, r3, r0 │ │ │ │ - str r2, [sp, #28] │ │ │ │ - blx 1c6290 │ │ │ │ + mul r3, r3, r0 │ │ │ │ + udiv r3, r3, r1 │ │ │ │ ldr r1, [fp, #40] @ 0x28 │ │ │ │ - ldr r3, [pc, #304] @ 88d14 │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ - mul r5, r1, r0 │ │ │ │ - umull r3, r5, r3, r5 │ │ │ │ - lsr r5, r5, #5 │ │ │ │ - b 88a14 │ │ │ │ + mul r3, r1, r3 │ │ │ │ + movw r1, #34079 @ 0x851f │ │ │ │ + movt r1, #20971 @ 0x51eb │ │ │ │ + umull r1, r3, r1, r3 │ │ │ │ + lsr r5, r3, #5 │ │ │ │ + b 8cb84 │ │ │ │ + ldr r0, [pc, #280] @ 8ce94 │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ - ldr r0, [pc, #284] @ 88d1c │ │ │ │ ldr r1, [r2, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r3] │ │ │ │ - bl 24830 │ │ │ │ + bl 24768 │ │ │ │ ldr r3, [r8, #24] │ │ │ │ mov r1, sl │ │ │ │ + str r0, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r3, #76] @ 0x4c │ │ │ │ add r3, sp, #44 @ 0x2c │ │ │ │ str r3, [sp, #4] │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #1 │ │ │ │ - str r0, [sp, #48] @ 0x30 │ │ │ │ - bl 86a34 │ │ │ │ + bl 8aa20 │ │ │ │ mov r3, #12 │ │ │ │ mov r2, #1 │ │ │ │ - str r2, [sp, #12] │ │ │ │ - str r3, [sp, #20] │ │ │ │ + ldr r1, [sp, #48] @ 0x30 │ │ │ │ + mov r0, fp │ │ │ │ str r3, [sp, #16] │ │ │ │ + str r3, [sp, #20] │ │ │ │ ldr r3, [r8, #24] │ │ │ │ - ldr r1, [sp, #48] @ 0x30 │ │ │ │ - ldr r3, [r3, #76] @ 0x4c │ │ │ │ + str r2, [sp, #12] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ - mov r0, fp │ │ │ │ - str r3, [sp, #8] │ │ │ │ + ldr r3, [r3, #76] @ 0x4c │ │ │ │ + str sl, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ + str r3, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - str sl, [sp] │ │ │ │ - bl 86c04 │ │ │ │ + bl 8ac14 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ - bl 223e8 │ │ │ │ + bl 22344 │ │ │ │ ldr r2, [r8, #24] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, #76] @ 0x4c │ │ │ │ add r3, r3, r1 │ │ │ │ sub r4, r4, r3 │ │ │ │ - b 88a88 │ │ │ │ - bl 15a0b4 │ │ │ │ + b 8cbf8 │ │ │ │ + bl 167d30 │ │ │ │ ldr r2, [r8, #24] │ │ │ │ ldr r3, [r2, #16] │ │ │ │ ldr r1, [r2, #88] @ 0x58 │ │ │ │ sub r0, r0, r3 │ │ │ │ cmp r1, r0 │ │ │ │ movls r3, #0 │ │ │ │ strls r3, [r2, #16] │ │ │ │ strls r3, [r8, #28] │ │ │ │ - bls 88b6c │ │ │ │ - ldr r5, [r2, #68] @ 0x44 │ │ │ │ - str r2, [sp, #28] │ │ │ │ - mul r0, r0, r5 │ │ │ │ - blx 1c6290 │ │ │ │ + bls 8ccdc │ │ │ │ + ldr r3, [r2, #68] @ 0x44 │ │ │ │ + mul r0, r0, r3 │ │ │ │ + udiv r0, r0, r1 │ │ │ │ + sub r5, r3, r0 │ │ │ │ ldr r3, [fp, #40] @ 0x28 │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ - sub r5, r5, r0 │ │ │ │ mul r5, r3, r5 │ │ │ │ - ldr r3, [pc, #52] @ 88d14 │ │ │ │ + movw r3, #34079 @ 0x851f │ │ │ │ + movt r3, #20971 @ 0x51eb │ │ │ │ umull r3, r5, r3, r5 │ │ │ │ lsr r5, r5, #5 │ │ │ │ - b 88a14 │ │ │ │ - bl 886ac │ │ │ │ + b 8cb84 │ │ │ │ + bl 8c7f8 │ │ │ │ ldr r2, [r8, #24] │ │ │ │ - b 889ec │ │ │ │ + b 8cb5c │ │ │ │ str r2, [sp, #24] │ │ │ │ - bl 15a0b4 │ │ │ │ + bl 167d30 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r0, [r2, #20] │ │ │ │ - b 88b6c │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq r5, fp, r4, lsr #18 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - mvnpl r8, pc, lsl r5 │ │ │ │ - eoreq r5, fp, ip, asr #14 │ │ │ │ - andseq r2, r5, r4, asr #9 │ │ │ │ + b 8ccdc │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eoreq r1, sp, r0, asr #15 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eoreq r1, sp, ip, ror #11 │ │ │ │ + mulseq r6, r4, r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ + strd r4, [sp, #-28]! @ 0xffffffe4 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + str lr, [sp, #24] │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r0 │ │ │ │ - ldr r0, [pc, #1220] @ 89200 │ │ │ │ - ldr r2, [pc, #1220] @ 89204 │ │ │ │ + ldr r0, [pc, #1300] @ 8d3d4 │ │ │ │ + sub sp, sp, #44 @ 0x2c │ │ │ │ + ldr r2, [pc, #1296] @ 8d3d8 │ │ │ │ + ldr r3, [pc, #1296] @ 8d3dc │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r3, [pc, #1216] @ 89208 │ │ │ │ - ldr r5, [pc, #1216] @ 8920c │ │ │ │ + ldr r5, [pc, #1292] @ 8d3e0 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ - sub sp, sp, #44 @ 0x2c │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov r2, #0 │ │ │ │ cmp r1, #3 │ │ │ │ - bhi 88d8c │ │ │ │ + bhi 8cf10 │ │ │ │ ldrb r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop {0} │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r2, [r3, #48] @ 0x30 │ │ │ │ ldr r2, [r2, #8] │ │ │ │ cmp r2, #0 │ │ │ │ strne r2, [r3, #48] @ 0x30 │ │ │ │ - ldr r2, [pc, #1148] @ 89210 │ │ │ │ - ldr r3, [pc, #1132] @ 89204 │ │ │ │ + ldr r2, [pc, #1228] @ 8d3e4 │ │ │ │ + ldr r3, [pc, #1212] @ 8d3d8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 891fc │ │ │ │ + bne 8d3d0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + add sp, sp, #24 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r5, [r4, #24] │ │ │ │ ldr r3, [r5, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ streq r3, [r4, #28] │ │ │ │ - bne 88f64 │ │ │ │ + bne 8d118 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #20] │ │ │ │ - b 88d8c │ │ │ │ + b 8cf10 │ │ │ │ ldr r7, [r4, #24] │ │ │ │ - ldr r3, [r7, #48] @ 0x30 │ │ │ │ ldr r8, [r7, #24] │ │ │ │ - ldr r6, [r3] │ │ │ │ + ldr r3, [r7, #48] @ 0x30 │ │ │ │ cmp r8, #0 │ │ │ │ + ldr r6, [r3] │ │ │ │ mov r0, r6 │ │ │ │ - beq 88eb0 │ │ │ │ - bl 240d4 │ │ │ │ + beq 8d054 │ │ │ │ + bl 2400c │ │ │ │ subs r5, r0, #0 │ │ │ │ - bne 88e18 │ │ │ │ - b 88e48 │ │ │ │ + bne 8cfac │ │ │ │ + b 8cfdc │ │ │ │ sub r5, r5, r3 │ │ │ │ - cmp r5, #0 │ │ │ │ ldr r7, [r4, #24] │ │ │ │ add r6, r6, r3 │ │ │ │ - ble 88e48 │ │ │ │ + cmp r5, #0 │ │ │ │ + ble 8cfdc │ │ │ │ ldr r0, [r7, #28] │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ - bl 23888 │ │ │ │ + bl 237c0 │ │ │ │ subs r3, r0, #0 │ │ │ │ - bge 88e04 │ │ │ │ - ldr r2, [pc, #988] @ 89214 │ │ │ │ + bge 8cf98 │ │ │ │ + ldr r2, [pc, #1052] @ 8d3e8 │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #0 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ ldr r7, [r4, #24] │ │ │ │ - ldr r1, [pc, #968] @ 89218 │ │ │ │ + mov r2, #1 │ │ │ │ + ldr r1, [pc, #1028] @ 8d3ec │ │ │ │ ldr r0, [r7, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ - mov r2, #1 │ │ │ │ - bl 23888 │ │ │ │ + bl 237c0 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 88fa0 │ │ │ │ - ldr r2, [pc, #944] @ 8921c │ │ │ │ - ldr r3, [pc, #916] @ 89204 │ │ │ │ + blt 8d154 │ │ │ │ + ldr r2, [pc, #1008] @ 8d3f0 │ │ │ │ + ldr r3, [pc, #980] @ 8d3d8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 891fc │ │ │ │ + bne 8d3d0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 8844c │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldr lr, [sp, #24] │ │ │ │ + add sp, sp, #28 │ │ │ │ + b 8c558 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r2, [r3, #48] @ 0x30 │ │ │ │ ldr r2, [r2, #12] │ │ │ │ cmp r2, #0 │ │ │ │ strne r2, [r3, #48] @ 0x30 │ │ │ │ - b 88d8c │ │ │ │ - bl 3a5e0 │ │ │ │ + b 8cf10 │ │ │ │ + bl 3b1d4 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8844c │ │ │ │ + bl 8c558 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 88fb8 │ │ │ │ + beq 8d16c │ │ │ │ ldr r3, [r6] │ │ │ │ movw r2, #7001 @ 0x1b59 │ │ │ │ cmp r3, r2 │ │ │ │ - beq 88ff4 │ │ │ │ - bgt 88f74 │ │ │ │ + beq 8d1b8 │ │ │ │ + bgt 8d128 │ │ │ │ cmp r3, #62 @ 0x3e │ │ │ │ - beq 89038 │ │ │ │ + beq 8d20c │ │ │ │ movw r2, #7000 @ 0x1b58 │ │ │ │ cmp r3, r2 │ │ │ │ - bne 89004 │ │ │ │ - ldr r1, [pc, #808] @ 89220 │ │ │ │ + bne 8d1c8 │ │ │ │ + ldr r1, [pc, #856] @ 8d3f4 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 882e8 │ │ │ │ - ldr r1, [pc, #796] @ 89224 │ │ │ │ + bl 8c3c0 │ │ │ │ + ldr r1, [pc, #844] @ 8d3f8 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 882e8 │ │ │ │ - ldr r1, [pc, #784] @ 89228 │ │ │ │ + bl 8c3c0 │ │ │ │ + ldr r1, [pc, #832] @ 8d3fc │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 882e8 │ │ │ │ - ldr r1, [pc, #772] @ 8922c │ │ │ │ + bl 8c3c0 │ │ │ │ + ldr r1, [pc, #820] @ 8d400 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 882e8 │ │ │ │ - ldr r2, [pc, #760] @ 89230 │ │ │ │ - ldr r3, [pc, #712] @ 89204 │ │ │ │ + bl 8c3c0 │ │ │ │ + ldr r2, [pc, #808] @ 8d404 │ │ │ │ + ldr r3, [pc, #760] @ 8d3d8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 891fc │ │ │ │ + bne 8d3d0 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 3b1d0 │ │ │ │ - bl 15a0b4 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldr lr, [sp, #24] │ │ │ │ + add sp, sp, #28 │ │ │ │ + b 3be30 │ │ │ │ + bl 167d30 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r5, [r4, #24] │ │ │ │ - b 88dcc │ │ │ │ + b 8cf60 │ │ │ │ movw r2, #7002 @ 0x1b5a │ │ │ │ cmp r3, r2 │ │ │ │ - bne 89004 │ │ │ │ + bne 8d1c8 │ │ │ │ ldr r5, [r4, #24] │ │ │ │ ldr r3, [r5, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ streq r3, [r4, #28] │ │ │ │ - bne 890d8 │ │ │ │ + bne 8d2ac │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #20] │ │ │ │ - b 88f30 │ │ │ │ - ldr r2, [pc, #652] @ 89234 │ │ │ │ + b 8d0d4 │ │ │ │ + ldr r2, [pc, #684] @ 8d408 │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #0 │ │ │ │ - bl ab6e0 │ │ │ │ - b 88e64 │ │ │ │ - ldr r2, [pc, #632] @ 89238 │ │ │ │ - ldr r3, [pc, #576] @ 89204 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 8cff8 │ │ │ │ + ldr r2, [pc, #664] @ 8d40c │ │ │ │ + ldr r3, [pc, #608] @ 8d3d8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 891fc │ │ │ │ - ldr r1, [pc, #600] @ 8923c │ │ │ │ + bne 8d3d0 │ │ │ │ + ldr r1, [pc, #632] @ 8d410 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 882e8 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldr lr, [sp, #24] │ │ │ │ + add sp, sp, #28 │ │ │ │ + b 8c3c0 │ │ │ │ mov r3, #1 │ │ │ │ str r8, [r4, #28] │ │ │ │ str r3, [r4, #32] │ │ │ │ - b 88f30 │ │ │ │ - ldr r2, [pc, #564] @ 89240 │ │ │ │ - ldr r3, [pc, #500] @ 89204 │ │ │ │ + b 8d0d4 │ │ │ │ + ldr r2, [pc, #580] @ 8d414 │ │ │ │ + ldr r3, [pc, #516] @ 8d3d8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 891fc │ │ │ │ + bne 8d3d0 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 3b164 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldr lr, [sp, #24] │ │ │ │ + add sp, sp, #28 │ │ │ │ + b 3bdc8 │ │ │ │ ldr r7, [r6, #36] @ 0x24 │ │ │ │ - ldr r2, [pc, #512] @ 89244 │ │ │ │ - mov r3, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, r8 │ │ │ │ - bl ab6e0 │ │ │ │ + ldr r2, [pc, #504] @ 8d418 │ │ │ │ + mov r3, r7 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r9, [r3, #24] │ │ │ │ cmp r9, #0 │ │ │ │ - bne 890c0 │ │ │ │ + bne 8d294 │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 23cb4 │ │ │ │ + bl 23bec │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 23cb4 │ │ │ │ + bl 23bec │ │ │ │ add r0, sp, #28 │ │ │ │ - bl 23cb4 │ │ │ │ + bl 23bec │ │ │ │ ldr r8, [r4, #24] │ │ │ │ - bl 22ea4 │ │ │ │ + bl 22e00 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ str r0, [r8, #24] │ │ │ │ ldr r4, [r3, #24] │ │ │ │ cmp r4, #0 │ │ │ │ - blt 8917c │ │ │ │ - beq 890e8 │ │ │ │ - ldr r2, [sp, #20] │ │ │ │ + blt 8d350 │ │ │ │ + beq 8d2bc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ + ldr r2, [sp, #20] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ + str r0, [r3, #28] │ │ │ │ str r2, [r3, #32] │ │ │ │ ldr r2, [r3, #60] @ 0x3c │ │ │ │ - str r0, [r3, #28] │ │ │ │ str r1, [r3, #36] @ 0x24 │ │ │ │ str r2, [r3, #40] @ 0x28 │ │ │ │ - b 88f30 │ │ │ │ - ldr r2, [pc, #384] @ 89248 │ │ │ │ + b 8d0d4 │ │ │ │ + ldr r2, [pc, #384] @ 8d41c │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, r8 │ │ │ │ - bl ab6e0 │ │ │ │ - b 88f30 │ │ │ │ - bl 15a0b4 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 8d0d4 │ │ │ │ + bl 167d30 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r5, [r4, #24] │ │ │ │ - b 88f94 │ │ │ │ + b 8d148 │ │ │ │ mov r0, #2 │ │ │ │ - bl 220b8 │ │ │ │ + bl 22014 │ │ │ │ cmn r0, #1 │ │ │ │ - beq 891c4 │ │ │ │ - ldr r1, [pc, #332] @ 8924c │ │ │ │ + beq 8d398 │ │ │ │ + ldr r1, [pc, #332] @ 8d420 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 24c08 │ │ │ │ - mov r1, r4 │ │ │ │ + bl 24b34 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 23570 │ │ │ │ - mov r1, #1 │ │ │ │ + mov r1, r4 │ │ │ │ + bl 234b4 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 23570 │ │ │ │ - mov r1, #2 │ │ │ │ + mov r1, #1 │ │ │ │ + bl 234b4 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 23570 │ │ │ │ - ldr r2, [pc, #284] @ 89250 │ │ │ │ - ldr r1, [pc, #284] @ 89254 │ │ │ │ - ldr r0, [pc, #284] @ 89258 │ │ │ │ + mov r1, #2 │ │ │ │ + bl 234b4 │ │ │ │ + ldr r2, [pc, #284] @ 8d424 │ │ │ │ + mov r3, r7 │ │ │ │ + str r4, [sp] │ │ │ │ + ldr r1, [pc, #276] @ 8d428 │ │ │ │ + ldr r0, [pc, #276] @ 8d42c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - str r4, [sp] │ │ │ │ - bl 2246c │ │ │ │ - bl 23b70 <__errno_location@plt> │ │ │ │ + bl 223c8 │ │ │ │ + bl 23aa8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ - bl 23a8c │ │ │ │ - ldr r2, [pc, #248] @ 8925c │ │ │ │ - mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ + bl 239c4 │ │ │ │ + ldr r2, [pc, #248] @ 8d430 │ │ │ │ mov r3, r0 │ │ │ │ + mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2441c <__fprintf_chk@plt> │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl 24354 <__fprintf_chk@plt> │ │ │ │ mov r0, #1 │ │ │ │ - bl 2345c │ │ │ │ - ldr r2, [pc, #220] @ 89260 │ │ │ │ + bl 233a0 │ │ │ │ + ldr r2, [pc, #220] @ 8d434 │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, r9 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 21cec │ │ │ │ + bl 21c54 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 21cec │ │ │ │ + bl 21c54 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 21cec │ │ │ │ + bl 21c54 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 21cec │ │ │ │ + bl 21c54 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 21cec │ │ │ │ + bl 21c54 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 21cec │ │ │ │ - b 88f30 │ │ │ │ - ldr r3, [pc, #152] @ 89264 │ │ │ │ + bl 21c54 │ │ │ │ + b 8d0d4 │ │ │ │ + ldr r3, [pc, #152] @ 8d438 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r4, [r3] │ │ │ │ - bl 23b70 <__errno_location@plt> │ │ │ │ + bl 23aa8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ - bl 23a8c │ │ │ │ - ldr r2, [pc, #132] @ 89268 │ │ │ │ - mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ + bl 239c4 │ │ │ │ + ldr r2, [pc, #132] @ 8d43c │ │ │ │ mov r3, r0 │ │ │ │ + mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2441c <__fprintf_chk@plt> │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl 24354 <__fprintf_chk@plt> │ │ │ │ mov r0, #1 │ │ │ │ - bl 2345c │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq r5, fp, r4, lsl #11 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - andseq r0, sp, sp, ror #12 │ │ │ │ - eoreq r5, fp, ip, ror #10 │ │ │ │ - eoreq r5, fp, ip, lsr #10 │ │ │ │ - andseq r4, r5, r8 │ │ │ │ - andseq r4, r4, r0, ror r7 │ │ │ │ - eoreq r5, fp, r4, asr r4 │ │ │ │ - andseq r3, r5, r8, ror pc │ │ │ │ - andseq r3, r5, r0, lsl #31 │ │ │ │ - mulseq r5, r4, pc @ │ │ │ │ - mulseq r5, ip, pc @ │ │ │ │ - eoreq r5, fp, r8, lsl #7 │ │ │ │ - mulseq r5, r8, lr │ │ │ │ - eoreq r5, fp, r0, lsl #6 │ │ │ │ - andseq r3, r5, r0, ror lr │ │ │ │ - strhteq r5, [fp], -r4 │ │ │ │ - mulseq r5, r8, lr │ │ │ │ - andseq r3, r5, r0, lsr lr │ │ │ │ - andseq r8, r5, r4, asr #30 │ │ │ │ - andseq lr, r3, r4, asr #16 │ │ │ │ - andseq sp, r5, r8, lsr #11 │ │ │ │ - andseq lr, r3, ip, lsr r8 │ │ │ │ - andseq r3, r5, r4, ror #27 │ │ │ │ - mulseq r5, r8, sp │ │ │ │ - andeq r1, r0, r4, lsl r7 │ │ │ │ - andseq r3, r5, r0, asr sp │ │ │ │ + bl 233a0 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eoreq r1, sp, r8, lsl #8 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + andseq lr, sp, r9, lsr r7 │ │ │ │ + strdeq r1, [sp], -r8 @ │ │ │ │ + strhteq r1, [sp], -r8 │ │ │ │ + andseq r2, r6, r0, asr #1 │ │ │ │ + andseq r2, r5, r8, lsr #16 │ │ │ │ + ldrdeq r1, [sp], -r0 @ │ │ │ │ + andseq r2, r6, r4, lsr #32 │ │ │ │ + andseq r2, r6, ip, lsr #32 │ │ │ │ + andseq r2, r6, r0, asr #32 │ │ │ │ + andseq r2, r6, r8, asr #32 │ │ │ │ + strdeq r1, [sp], -r4 @ │ │ │ │ + andseq r1, r6, r0, lsr pc │ │ │ │ + eoreq r1, sp, ip, asr r1 │ │ │ │ + andseq r1, r6, ip, lsl #30 │ │ │ │ + eoreq r1, sp, r0, lsl #2 │ │ │ │ + andseq r1, r6, ip, lsl #30 │ │ │ │ + andseq r1, r6, r8, lsr #29 │ │ │ │ + andseq r6, r6, r0, asr #31 │ │ │ │ + @ instruction: 0x0014c8b8 │ │ │ │ + andseq fp, r6, ip, lsl r6 │ │ │ │ + @ instruction: 0x0014c8b4 │ │ │ │ + andseq r1, r6, r8, asr lr │ │ │ │ + andseq r1, r6, r0, lsl lr │ │ │ │ + andeq r1, r0, r0, lsl #14 │ │ │ │ + andseq r1, r6, r4, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - ldr r1, [pc, #24] @ 8929c │ │ │ │ + ldr r1, [pc, #32] @ 8d47c │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8ae38 │ │ │ │ + bl 8f124 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ - pop {r4, lr} │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + add sp, sp, #8 │ │ │ │ ldr r0, [r3, #72] @ 0x48 │ │ │ │ - b 24c8c │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ + b 24bb8 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - pop {r4, lr} │ │ │ │ - b 24c8c │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #8 │ │ │ │ + b 24bb8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [r0] │ │ │ │ - mov r5, r1 │ │ │ │ + mov r4, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 240d4 │ │ │ │ - ldr r5, [r5] │ │ │ │ + bl 2400c │ │ │ │ + ldr r5, [r4] │ │ │ │ mov r4, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 240d4 │ │ │ │ add r4, r6, r4 │ │ │ │ - ldrb r3, [r4, #-1] │ │ │ │ - cmp r3, #47 @ 0x2f │ │ │ │ + mov r0, r5 │ │ │ │ + bl 2400c │ │ │ │ + ldrb r2, [r4, #-1] │ │ │ │ add r0, r5, r0 │ │ │ │ ldrb r3, [r0, #-1] │ │ │ │ - beq 89328 │ │ │ │ + cmp r2, #47 @ 0x2f │ │ │ │ + beq 8d528 │ │ │ │ cmp r3, #47 @ 0x2f │ │ │ │ - beq 89338 │ │ │ │ + beq 8d544 │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - b 251c0 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #16 │ │ │ │ + b 250ec │ │ │ │ cmp r3, #47 @ 0x2f │ │ │ │ - beq 89318 │ │ │ │ - mov r0, #1 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + movne r0, #1 │ │ │ │ + beq 8d50c │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mvn r0, #0 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + b 8d534 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + strd r4, [sp, #-32]! @ 0xffffffe0 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + str sl, [sp, #24] │ │ │ │ + str lr, [sp, #28] │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r1 │ │ │ │ - ldr r1, [pc, #352] @ 894bc │ │ │ │ + ldr r1, [pc, #368] @ 8d6e8 │ │ │ │ mov r4, r0 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r6, r2 │ │ │ │ - bl 21800 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 21768 │ │ │ │ subs r7, r0, #0 │ │ │ │ moveq r9, r4 │ │ │ │ - beq 89448 │ │ │ │ + beq 8d664 │ │ │ │ mov r0, r4 │ │ │ │ - bl 240d4 │ │ │ │ sub sl, r7, r4 │ │ │ │ + bl 2400c │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 240d4 │ │ │ │ + bl 2400c │ │ │ │ sub r3, r8, #2 │ │ │ │ cmp r6, #0 │ │ │ │ sub r5, r5, #1 │ │ │ │ add r0, r3, r0 │ │ │ │ - bne 89450 │ │ │ │ + bne 8d680 │ │ │ │ add r0, r0, #1 │ │ │ │ - bl 24020 │ │ │ │ + bl 23f58 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, sl │ │ │ │ add r4, r0, sl │ │ │ │ mov r9, r0 │ │ │ │ - bl 22d0c │ │ │ │ + bl 22c68 │ │ │ │ mov r1, r5 │ │ │ │ cmp r6, #0 │ │ │ │ ldrb r3, [r1, #1]! │ │ │ │ mov r2, r4 │ │ │ │ - bne 893f0 │ │ │ │ + bne 8d60c │ │ │ │ cmp r3, #0 │ │ │ │ strb r3, [r2], #1 │ │ │ │ - beq 8943c │ │ │ │ + beq 8d658 │ │ │ │ mov r4, r2 │ │ │ │ cmp r6, #0 │ │ │ │ ldrb r3, [r1, #1]! │ │ │ │ mov r2, r4 │ │ │ │ - beq 893d0 │ │ │ │ + beq 8d5ec │ │ │ │ mov r0, #92 @ 0x5c │ │ │ │ cmp r3, #92 @ 0x5c │ │ │ │ mov r2, r4 │ │ │ │ - beq 89428 │ │ │ │ + beq 8d644 │ │ │ │ cmp r3, #39 @ 0x27 │ │ │ │ - beq 89490 │ │ │ │ + beq 8d6bc │ │ │ │ cmp r3, #0 │ │ │ │ strb r3, [r2], #1 │ │ │ │ - beq 8943c │ │ │ │ + beq 8d658 │ │ │ │ ldrb r3, [r1, #1]! │ │ │ │ mov r4, r2 │ │ │ │ - cmp r3, #92 @ 0x5c │ │ │ │ mov r2, r4 │ │ │ │ - bne 89400 │ │ │ │ + cmp r3, #92 @ 0x5c │ │ │ │ + bne 8d61c │ │ │ │ strb r3, [r2], #2 │ │ │ │ strb r3, [r4, #1] │ │ │ │ mov r4, r2 │ │ │ │ ldrb r3, [r1, #1]! │ │ │ │ - b 893f4 │ │ │ │ + b 8d610 │ │ │ │ sub r8, r8, sl │ │ │ │ cmp r8, #2 │ │ │ │ - bgt 8947c │ │ │ │ + bgt 8d6ac │ │ │ │ + ldrd r4, [sp] │ │ │ │ mov r0, r9 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldr sl, [sp, #24] │ │ │ │ + add sp, sp, #28 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov r2, r5 │ │ │ │ ldrb r3, [r2, #1]! │ │ │ │ cmp r3, #92 @ 0x5c │ │ │ │ addeq r0, r0, #1 │ │ │ │ - beq 89454 │ │ │ │ + beq 8d684 │ │ │ │ cmp r3, #39 @ 0x27 │ │ │ │ addeq r0, r0, #7 │ │ │ │ - beq 89454 │ │ │ │ + beq 8d684 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 89454 │ │ │ │ - b 893a0 │ │ │ │ + bne 8d684 │ │ │ │ + b 8d5bc │ │ │ │ add r1, r7, #2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 22e38 │ │ │ │ - mov r0, r9 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - strb r3, [r4, #1] │ │ │ │ - strb r3, [r4, #5] │ │ │ │ - strb r3, [r4, #7] │ │ │ │ - strb r0, [r4] │ │ │ │ - strb r0, [r4, #2] │ │ │ │ - strb r0, [r4, #3] │ │ │ │ - strb r0, [r4, #4] │ │ │ │ - strb r0, [r4, #6] │ │ │ │ - ldrb r3, [r1, #1]! │ │ │ │ + bl 22d94 │ │ │ │ + b 8d664 │ │ │ │ add r4, r4, #8 │ │ │ │ - b 893f4 │ │ │ │ - andseq r3, r5, r0, lsl #25 │ │ │ │ + strb r0, [r4, #-8] │ │ │ │ + strb r3, [r4, #-7] │ │ │ │ + strb r0, [r4, #-6] │ │ │ │ + strb r0, [r4, #-5] │ │ │ │ + strb r0, [r4, #-4] │ │ │ │ + strb r3, [r4, #-3] │ │ │ │ + strb r0, [r4, #-2] │ │ │ │ + strb r3, [r4, #-1] │ │ │ │ + ldrb r3, [r1, #1]! │ │ │ │ + b 8d610 │ │ │ │ + @ instruction: 0x00161cb0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ - str r0, [ip, #3864] @ 0xf18 │ │ │ │ - ldr r2, [pc, #1756] @ 89bb4 │ │ │ │ - ldr r3, [pc, #1756] @ 89bb8 │ │ │ │ - sub sp, sp, #196 @ 0xc4 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r1, [sp, #4] │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ + str r0, [ip, #3856] @ 0xf10 │ │ │ │ + ldr r2, [pc, #1792] @ 8de14 │ │ │ │ + sub sp, sp, #204 @ 0xcc │ │ │ │ mov r7, r0 │ │ │ │ mov r4, r1 │ │ │ │ + ldr r3, [pc, #1780] @ 8de18 │ │ │ │ + str r1, [sp, #8] │ │ │ │ + ldr r9, [pc, #1776] @ 8de1c │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + add r9, pc, r9 │ │ │ │ ldr r3, [r3] │ │ │ │ - str r3, [sp, #188] @ 0xbc │ │ │ │ + str r3, [sp, #196] @ 0xc4 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8ae04 │ │ │ │ + bl 8f0e4 │ │ │ │ ldr r3, [r7, #24] │ │ │ │ - ldr r9, [pc, #1712] @ 89bbc │ │ │ │ ldr r0, [r3, #72] @ 0x48 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r7, #24] │ │ │ │ - bl 21f74 │ │ │ │ - add r9, pc, r9 │ │ │ │ + bl 21edc │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ ldr r4, [r7, #24] │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r0, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 8954c │ │ │ │ - ldr r2, [pc, #1664] @ 89bc0 │ │ │ │ + beq 8d788 │ │ │ │ + ldr r2, [pc, #1700] @ 8de20 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, r0 │ │ │ │ cmpne r3, r2 │ │ │ │ - bne 89a3c │ │ │ │ + bne 8dc9c │ │ │ │ ldr r1, [r4, #72] @ 0x48 │ │ │ │ mov r2, #0 │ │ │ │ - bl 89340 │ │ │ │ + bl 8d54c │ │ │ │ ldr r3, [r7, #24] │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r0, [r3, #72] @ 0x48 │ │ │ │ - bl 238e8 │ │ │ │ + bl 23820 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 89b64 │ │ │ │ - ldr r3, [pc, #1612] @ 89bc4 │ │ │ │ + beq 8ddc4 │ │ │ │ + ldr r3, [pc, #1648] @ 8de24 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 89a98 │ │ │ │ + bne 8dcf8 │ │ │ │ mov r0, #4 │ │ │ │ - bl 24020 │ │ │ │ + bl 23f58 │ │ │ │ ldr r3, [r7, #24] │ │ │ │ - str r0, [sp] │ │ │ │ + str r0, [sp, #4] │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 89ae0 │ │ │ │ - ldr r1, [pc, #1568] @ 89bc8 │ │ │ │ + beq 8dd40 │ │ │ │ + ldr r1, [pc, #1604] @ 8de28 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 2372c │ │ │ │ + bl 23664 │ │ │ │ subs sl, r0, #0 │ │ │ │ - beq 89ae0 │ │ │ │ + beq 8dd40 │ │ │ │ mov r0, #4 │ │ │ │ - bl 24020 │ │ │ │ mov fp, #0 │ │ │ │ - mov r6, #8 │ │ │ │ - add r8, sp, #156 @ 0x9c │ │ │ │ - str r5, [sp, #8] │ │ │ │ + bl 23f58 │ │ │ │ mov r4, r0 │ │ │ │ + mov r6, #8 │ │ │ │ str fp, [r0] │ │ │ │ + add r8, sp, #164 @ 0xa4 │ │ │ │ + str r5, [sp, #12] │ │ │ │ mov r2, sl │ │ │ │ mov r1, #32 │ │ │ │ mov r0, r8 │ │ │ │ - bl 2456c │ │ │ │ + bl 244a4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 89660 │ │ │ │ + beq 8d89c │ │ │ │ mov r0, r8 │ │ │ │ - bl 240d4 │ │ │ │ - add r3, r0, #191 @ 0xbf │ │ │ │ + bl 2400c │ │ │ │ + add r3, r0, #199 @ 0xc7 │ │ │ │ add r3, sp, r3 │ │ │ │ ldrb r2, [r3, #-36] @ 0xffffffdc │ │ │ │ cmp r2, #10 │ │ │ │ addne r0, r0, #1 │ │ │ │ strbeq fp, [r3, #-36] @ 0xffffffdc │ │ │ │ - bl 24020 │ │ │ │ - mov r1, r6 │ │ │ │ + bl 23f58 │ │ │ │ mov r5, r0 │ │ │ │ + mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 254a8 │ │ │ │ + bl 253d4 │ │ │ │ add r1, r6, #4 │ │ │ │ - bl 254a8 │ │ │ │ - mov r1, r8 │ │ │ │ + bl 253d4 │ │ │ │ mov r4, r0 │ │ │ │ + mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 22e38 │ │ │ │ + bl 22d94 │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ mov r3, r4 │ │ │ │ - beq 89654 │ │ │ │ + beq 8d890 │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ cmp r2, #0 │ │ │ │ - bne 89648 │ │ │ │ + bne 8d884 │ │ │ │ add r6, r6, #8 │ │ │ │ stm r3, {r5, fp} │ │ │ │ - b 895d4 │ │ │ │ + b 8d810 │ │ │ │ mov r0, sl │ │ │ │ - ldr r5, [sp, #8] │ │ │ │ - bl 2294c │ │ │ │ + ldr r5, [sp, #12] │ │ │ │ + bl 228a8 │ │ │ │ subs r3, r4, #0 │ │ │ │ movne r3, #1 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r3, [pc, #1356] @ 89bcc │ │ │ │ + str r3, [sp, #20] │ │ │ │ + movw r3, #52429 @ 0xcccd │ │ │ │ + movt r3, #52428 @ 0xcccc │ │ │ │ mov r8, #0 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + movw r3, #52428 @ 0xcccc │ │ │ │ + movt r3, #3276 @ 0xccc │ │ │ │ + str r3, [sp, #28] │ │ │ │ + ldr r3, [pc, #1364] @ 8de2c │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [pc, #1344] @ 89bd0 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [sp, #20] │ │ │ │ + str r3, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 225d4 │ │ │ │ + bl 22530 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 89874 │ │ │ │ + beq 8dab8 │ │ │ │ ldrb r3, [r0, #19] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ - beq 89968 │ │ │ │ - ldr r3, [pc, #1308] @ 89bd4 │ │ │ │ + beq 8dbc0 │ │ │ │ + ldr r3, [pc, #1328] @ 8de30 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr sl, [r3, #4] │ │ │ │ - cmp sl, #0 │ │ │ │ - addeq r6, r0, #19 │ │ │ │ - beq 89724 │ │ │ │ + ldr r6, [r3, #4] │ │ │ │ + cmp r6, #0 │ │ │ │ + addeq fp, r0, #19 │ │ │ │ + beq 8d970 │ │ │ │ ldrb r3, [r0, #19] │ │ │ │ - add r6, r0, #19 │ │ │ │ + add fp, r0, #19 │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ - bne 89724 │ │ │ │ - ldrb r3, [r6, #1] │ │ │ │ + bne 8d970 │ │ │ │ + ldrb r3, [fp, #1] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ - bne 89724 │ │ │ │ - ldrb r3, [r6, #2] │ │ │ │ + bne 8d970 │ │ │ │ + ldrb r3, [fp, #2] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 89724 │ │ │ │ - mov r0, sl │ │ │ │ - bl 240d4 │ │ │ │ + bne 8d970 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 2400c │ │ │ │ ldr r3, [r7, #24] │ │ │ │ - ldr fp, [r3, #72] @ 0x48 │ │ │ │ - str r0, [sp, #12] │ │ │ │ - mov r0, fp │ │ │ │ - bl 240d4 │ │ │ │ - ldr r2, [sp, #12] │ │ │ │ + mov r2, r0 │ │ │ │ + str r2, [sp, #16] │ │ │ │ + ldr sl, [r3, #72] @ 0x48 │ │ │ │ + mov r0, sl │ │ │ │ + bl 2400c │ │ │ │ + ldr r2, [sp, #16] │ │ │ │ cmp r0, r2 │ │ │ │ - beq 899a0 │ │ │ │ + beq 8dbf8 │ │ │ │ add r3, r2, #1 │ │ │ │ cmp r0, r3 │ │ │ │ - beq 899a0 │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ - mov r2, r6 │ │ │ │ - bl 24830 │ │ │ │ - str r0, [sp, #28] │ │ │ │ - ldrb r3, [r6] │ │ │ │ - mov sl, r0 │ │ │ │ + beq 8dbf8 │ │ │ │ + ldr r1, [sp, #8] │ │ │ │ + mov r2, fp │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ + bl 24768 │ │ │ │ + str r0, [sp, #36] @ 0x24 │ │ │ │ + mov r6, r0 │ │ │ │ + ldrb r3, [fp] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ - bne 897a4 │ │ │ │ - ldrb r3, [r6, #1] │ │ │ │ + bne 8d9f4 │ │ │ │ + ldrb r3, [fp, #1] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ - bne 897a4 │ │ │ │ - ldrb fp, [r6, #2] │ │ │ │ - rsb fp, fp, #0 │ │ │ │ - cmp fp, #0 │ │ │ │ - bne 897a4 │ │ │ │ - bl 240d4 │ │ │ │ + bne 8d9f4 │ │ │ │ + ldrb sl, [fp, #2] │ │ │ │ + rsb sl, sl, #0 │ │ │ │ + cmp sl, #0 │ │ │ │ + bne 8d9f4 │ │ │ │ + bl 2400c │ │ │ │ + add r6, r6, r0 │ │ │ │ + sub r0, r0, #3 │ │ │ │ mov r1, #47 @ 0x2f │ │ │ │ - sub r3, r0, #3 │ │ │ │ - add r0, sl, r0 │ │ │ │ - strb fp, [r0, #-2] │ │ │ │ - ldr sl, [sp, #28] │ │ │ │ - ldrb r2, [sl, r3] │ │ │ │ - cmp r2, #47 @ 0x2f │ │ │ │ - strbeq fp, [sl, r3] │ │ │ │ - ldreq sl, [sp, #28] │ │ │ │ - mov r0, sl │ │ │ │ - bl 2252c │ │ │ │ + strb sl, [r6, #-2] │ │ │ │ + ldr r6, [sp, #36] @ 0x24 │ │ │ │ + ldrb r3, [r6, r0] │ │ │ │ + cmp r3, #47 @ 0x2f │ │ │ │ + strbeq sl, [r6, r0] │ │ │ │ + ldreq r6, [sp, #36] @ 0x24 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 22488 │ │ │ │ cmp r0, #0 │ │ │ │ - movne r3, #0 │ │ │ │ - strbne r3, [r0, #1] │ │ │ │ - ldrne sl, [sp, #28] │ │ │ │ - mov r0, sl │ │ │ │ - add r1, sp, #32 │ │ │ │ - bl 22b44 <__stat64_time64@plt> │ │ │ │ - mov sl, r0 │ │ │ │ - add r0, sp, #28 │ │ │ │ - bl 223e8 │ │ │ │ - cmp sl, #0 │ │ │ │ - bne 89694 │ │ │ │ - ldr r3, [pc, #1036] @ 89bd8 │ │ │ │ + beq 8d9f4 │ │ │ │ + mov r3, #0 │ │ │ │ + strb r3, [r0, #1] │ │ │ │ + ldr r6, [sp, #36] @ 0x24 │ │ │ │ + mov r0, r6 │ │ │ │ + add r1, sp, #40 @ 0x28 │ │ │ │ + bl 22aa0 <__stat64_time64@plt> │ │ │ │ + mov r6, r0 │ │ │ │ + add r0, sp, #36 @ 0x24 │ │ │ │ + bl 22344 │ │ │ │ + cmp r6, #0 │ │ │ │ + bne 8d8dc │ │ │ │ + ldr r3, [pc, #1048] @ 8de34 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ cmp r2, #0 │ │ │ │ moveq r3, #0 │ │ │ │ andne r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 899b8 │ │ │ │ - add r3, r8, r8, lsl #1 │ │ │ │ - add r3, r3, r3, lsl #4 │ │ │ │ - add r3, r3, r3, lsl #8 │ │ │ │ - ldr r2, [pc, #992] @ 89bdc │ │ │ │ - add r3, r3, r3, lsl #16 │ │ │ │ - add r3, r8, r3, lsl #2 │ │ │ │ + bne 8dc10 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + ldr r2, [sp, #28] │ │ │ │ + mul r3, r3, r8 │ │ │ │ cmp r2, r3, ror #2 │ │ │ │ - bcc 89824 │ │ │ │ + bcc 8da68 │ │ │ │ add r1, r8, #20 │ │ │ │ - ldr r0, [sp] │ │ │ │ + ldr r0, [sp, #4] │ │ │ │ lsl r1, r1, #2 │ │ │ │ - bl 254a8 │ │ │ │ + bl 253d4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 89b30 │ │ │ │ - str r0, [sp] │ │ │ │ - mov r0, r6 │ │ │ │ - bl 240d4 │ │ │ │ + beq 8dd90 │ │ │ │ + str r0, [sp, #4] │ │ │ │ + mov r0, fp │ │ │ │ + bl 2400c │ │ │ │ add r0, r0, #2 │ │ │ │ - bl 24020 │ │ │ │ - ldr r3, [sp] │ │ │ │ + bl 23f58 │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ mov sl, r0 │ │ │ │ str r0, [r3, r8, lsl #2] │ │ │ │ - beq 89af0 │ │ │ │ - mov r1, r6 │ │ │ │ - bl 22e38 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ + beq 8dd50 │ │ │ │ + mov r1, fp │ │ │ │ + bl 22d94 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ and r3, r3, #61440 @ 0xf000 │ │ │ │ cmp r3, #16384 @ 0x4000 │ │ │ │ - beq 89a24 │ │ │ │ + beq 8dc80 │ │ │ │ mov r0, r5 │ │ │ │ - bl 225d4 │ │ │ │ add r8, r8, #1 │ │ │ │ + bl 22530 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 896a4 │ │ │ │ + bne 8d8ec │ │ │ │ cmp r4, #0 │ │ │ │ - beq 89a8c │ │ │ │ + beq 8dcec │ │ │ │ ldr r0, [r4] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 89a84 │ │ │ │ + beq 8dce4 │ │ │ │ mov r6, r4 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [r6, #4]! │ │ │ │ cmp r0, #0 │ │ │ │ - bne 8988c │ │ │ │ + bne 8dad0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 24104 │ │ │ │ + bl 2403c │ │ │ │ cmn r8, #1 │ │ │ │ - beq 89a50 │ │ │ │ - ldr r3, [pc, #804] @ 89be0 │ │ │ │ - ldr r0, [sp] │ │ │ │ - add r3, pc, r3 │ │ │ │ + beq 8dcb0 │ │ │ │ + ldr r3, [pc, #824] @ 8de38 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r8 │ │ │ │ - bl 23978 │ │ │ │ + ldr r0, [sp, #4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + bl 238b0 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 89930 │ │ │ │ - ldr r3, [sp] │ │ │ │ + beq 8db74 │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ mov r6, #1 │ │ │ │ add r5, r3, r8, lsl #2 │ │ │ │ mov r1, #20 │ │ │ │ mov r0, #1 │ │ │ │ - bl 25460 │ │ │ │ + bl 2538c │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 89b8c │ │ │ │ + beq 8ddec │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ - bl 21f74 │ │ │ │ + bl 21edc │ │ │ │ mov r1, #47 @ 0x2f │ │ │ │ str r0, [r4, #8] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ - bl 24b6c │ │ │ │ - mov r1, r4 │ │ │ │ + bl 24a98 │ │ │ │ cmp r0, #0 │ │ │ │ - strne r6, [r4, #16] │ │ │ │ + mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8adc0 │ │ │ │ + strne r6, [r4, #16] │ │ │ │ + bl 8f0a0 │ │ │ │ ldr r0, [r5, #-4]! │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ subs r8, r8, #1 │ │ │ │ - bne 898e0 │ │ │ │ - ldr r0, [sp] │ │ │ │ - bl 24c8c │ │ │ │ + bne 8db24 │ │ │ │ + ldr r0, [sp, #4] │ │ │ │ + bl 24bb8 │ │ │ │ mov r0, #1 │ │ │ │ - ldr r2, [pc, #672] @ 89be4 │ │ │ │ - ldr r3, [pc, #624] @ 89bb8 │ │ │ │ + ldr r2, [pc, #692] @ 8de3c │ │ │ │ + ldr r3, [pc, #652] @ 8de18 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ - ldr r3, [sp, #188] @ 0xbc │ │ │ │ + ldr r3, [sp, #196] @ 0xc4 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 89b60 │ │ │ │ - add sp, sp, #196 @ 0xc4 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - add r6, r0, #19 │ │ │ │ - bne 89694 │ │ │ │ - ldrb r3, [r6, #1] │ │ │ │ + bne 8ddc0 │ │ │ │ + add sp, sp, #204 @ 0xcc │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + add fp, r0, #19 │ │ │ │ + bne 8d8dc │ │ │ │ + ldrb r3, [fp, #1] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ - bne 89694 │ │ │ │ - ldrb r3, [r6, #2] │ │ │ │ + bne 8d8dc │ │ │ │ + ldrb r3, [fp, #2] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 89694 │ │ │ │ - ldr r3, [pc, #600] @ 89be8 │ │ │ │ + bne 8d8dc │ │ │ │ + ldr r3, [pc, #600] @ 8de40 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr sl, [r3, #4] │ │ │ │ - cmp sl, #0 │ │ │ │ - bne 896f0 │ │ │ │ - b 89724 │ │ │ │ - mov r1, sl │ │ │ │ - mov r0, fp │ │ │ │ - bl 249b0 │ │ │ │ + ldr r6, [r3, #4] │ │ │ │ + cmp r6, #0 │ │ │ │ + bne 8d938 │ │ │ │ + b 8d970 │ │ │ │ + mov r1, r6 │ │ │ │ + mov r0, sl │ │ │ │ + bl 248dc │ │ │ │ cmp r0, #0 │ │ │ │ - bne 89724 │ │ │ │ - b 89694 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ + bne 8d970 │ │ │ │ + b 8d8dc │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ and r3, r3, #61440 @ 0xf000 │ │ │ │ cmp r3, #16384 @ 0x4000 │ │ │ │ - beq 897e8 │ │ │ │ + beq 8da38 │ │ │ │ mov r1, #46 @ 0x2e │ │ │ │ - mov r0, r6 │ │ │ │ - bl 2252c │ │ │ │ + mov r0, fp │ │ │ │ + bl 22488 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 89694 │ │ │ │ + beq 8d8dc │ │ │ │ + ldr sl, [r4] │ │ │ │ add r3, r0, #1 │ │ │ │ - str r6, [sp, #12] │ │ │ │ - ldr fp, [r4] │ │ │ │ - mov sl, r4 │ │ │ │ - mov r6, r3 │ │ │ │ - b 89a00 │ │ │ │ - ldr fp, [sl, #4]! │ │ │ │ + mov r6, r4 │ │ │ │ + str fp, [sp, #16] │ │ │ │ + mov fp, sl │ │ │ │ + mov sl, r3 │ │ │ │ + b 8dc5c │ │ │ │ + ldr fp, [r6, #4]! │ │ │ │ cmp fp, #0 │ │ │ │ - beq 89694 │ │ │ │ + beq 8d8dc │ │ │ │ mov r1, fp │ │ │ │ - mov r0, r6 │ │ │ │ - bl 21df4 │ │ │ │ + mov r0, sl │ │ │ │ + bl 21d5c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 899f4 │ │ │ │ + bne 8dc50 │ │ │ │ cmp fp, #0 │ │ │ │ - ldr r6, [sp, #12] │ │ │ │ - bne 897e8 │ │ │ │ - b 89694 │ │ │ │ + ldr fp, [sp, #16] │ │ │ │ + bne 8da38 │ │ │ │ + b 8d8dc │ │ │ │ mov r0, sl │ │ │ │ - bl 240d4 │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ + bl 2400c │ │ │ │ + ldr r3, [pc, #436] @ 8de44 │ │ │ │ + add r3, pc, r3 │ │ │ │ ldrh r3, [r3] │ │ │ │ strh r3, [sl, r0] │ │ │ │ - b 89860 │ │ │ │ + b 8daa4 │ │ │ │ mov r0, r3 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r4, [r7, #24] │ │ │ │ ldr r0, [r4, #80] @ 0x50 │ │ │ │ - b 8954c │ │ │ │ - bl 23b70 <__errno_location@plt> │ │ │ │ + b 8d788 │ │ │ │ + bl 23aa8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ - bl 23a8c │ │ │ │ - ldr r2, [pc, #392] @ 89bec │ │ │ │ - mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ + bl 239c4 │ │ │ │ + ldr r2, [pc, #388] @ 8de48 │ │ │ │ mov r3, r0 │ │ │ │ + mov r1, #1 │ │ │ │ mov r0, #0 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r0, [sp] │ │ │ │ - bl 24c8c │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r0, [sp, #4] │ │ │ │ + bl 24bb8 │ │ │ │ mov r0, #0 │ │ │ │ - b 8993c │ │ │ │ + b 8db80 │ │ │ │ mov r0, r4 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 24104 │ │ │ │ - b 898b4 │ │ │ │ - ldr r0, [pc, #336] @ 89bf0 │ │ │ │ + bl 2403c │ │ │ │ + b 8daf8 │ │ │ │ + ldr r0, [pc, #332] @ 8de4c │ │ │ │ movw r2, #438 @ 0x1b6 │ │ │ │ - add r0, pc, r0 │ │ │ │ movw r1, #577 @ 0x241 │ │ │ │ - bl 226a0 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl 225fc │ │ │ │ subs r4, r0, #0 │ │ │ │ - blt 89584 │ │ │ │ + blt 8d7c0 │ │ │ │ ldr r3, [r7, #24] │ │ │ │ ldr r6, [r3, #72] @ 0x48 │ │ │ │ mov r0, r6 │ │ │ │ - bl 240d4 │ │ │ │ - mov r1, r6 │ │ │ │ + bl 2400c │ │ │ │ mov r2, r0 │ │ │ │ + mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 23888 │ │ │ │ + bl 237c0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 21cec │ │ │ │ - b 89584 │ │ │ │ + bl 21c54 │ │ │ │ + b 8d7c0 │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r3 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - b 89678 │ │ │ │ - bl 23b70 <__errno_location@plt> │ │ │ │ - sub r8, r8, #1 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + b 8d8b4 │ │ │ │ + bl 23aa8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ - bl 23a8c │ │ │ │ - ldr r2, [pc, #236] @ 89bf4 │ │ │ │ - mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ + sub r8, r8, #1 │ │ │ │ + bl 239c4 │ │ │ │ + ldr r2, [pc, #232] @ 8de50 │ │ │ │ mov r3, r0 │ │ │ │ + mov r1, #1 │ │ │ │ mov r0, sl │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 898a4 │ │ │ │ + beq 8dae8 │ │ │ │ ldr r0, [r4] │ │ │ │ cmp r0, #0 │ │ │ │ - bne 89888 │ │ │ │ - b 8989c │ │ │ │ + bne 8dacc │ │ │ │ + b 8dae0 │ │ │ │ mov sl, r0 │ │ │ │ - bl 23b70 <__errno_location@plt> │ │ │ │ sub r8, r8, #1 │ │ │ │ + bl 23aa8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ - bl 23a8c │ │ │ │ - ldr r2, [pc, #172] @ 89bf8 │ │ │ │ - mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ + bl 239c4 │ │ │ │ + ldr r2, [pc, #168] @ 8de54 │ │ │ │ mov r3, r0 │ │ │ │ - mov r0, sl │ │ │ │ - bl ab6e0 │ │ │ │ - b 89b18 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - bl 23b70 <__errno_location@plt> │ │ │ │ - ldr r0, [r0] │ │ │ │ - bl 23a8c │ │ │ │ - ldr r2, [pc, #132] @ 89bfc │ │ │ │ mov r1, #1 │ │ │ │ + mov r0, sl │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r3, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - bl ab6e0 │ │ │ │ - b 89a7c │ │ │ │ - bl 23b70 <__errno_location@plt> │ │ │ │ + bl b155c │ │ │ │ + b 8dd78 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + bl 23aa8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ - bl 23a8c │ │ │ │ - ldr r2, [pc, #96] @ 89c00 │ │ │ │ + bl 239c4 │ │ │ │ + ldr r2, [pc, #128] @ 8de58 │ │ │ │ + mov r3, r0 │ │ │ │ mov r1, #1 │ │ │ │ + mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 8dcdc │ │ │ │ + bl 23aa8 <__errno_location@plt> │ │ │ │ + ldr r0, [r0] │ │ │ │ + bl 239c4 │ │ │ │ + ldr r2, [pc, #92] @ 8de5c │ │ │ │ mov r3, r0 │ │ │ │ + mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl ab6e0 │ │ │ │ - b 89920 │ │ │ │ - eoreq r4, fp, r4, ror #27 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq r4, fp, r4, lsr #27 │ │ │ │ - andseq pc, r3, r4, lsr r8 @ │ │ │ │ - mlaeq ip, r4, r6, r4 │ │ │ │ - andseq r3, r7, r4, asr r7 │ │ │ │ - andseq sl, r4, r0, asr r6 │ │ │ │ - andseq ip, r6, r0, lsr #9 │ │ │ │ - eoreq r4, ip, r4, asr r5 │ │ │ │ - andeq r1, r0, ip, asr #12 │ │ │ │ - stcleq 12, cr12, [ip], {204} @ 0xcc │ │ │ │ - @ instruction: 0xfffffa04 │ │ │ │ - eoreq r4, fp, ip, ror r9 │ │ │ │ - eoreq r4, ip, ip, ror r2 │ │ │ │ - @ instruction: 0x001535f0 │ │ │ │ - andseq r3, r5, ip, asr r5 │ │ │ │ - andseq r3, r5, r8, lsr #10 │ │ │ │ - andseq r3, r5, r8, asr #9 │ │ │ │ - andseq r3, r5, r8, ror #8 │ │ │ │ - mulseq r5, r0, r4 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 8db64 │ │ │ │ + eoreq r0, sp, r8, lsr #23 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eoreq r0, sp, r0, lsr #23 │ │ │ │ + andseq sp, r4, r8, asr #16 │ │ │ │ + eoreq r0, lr, r8, asr r4 │ │ │ │ + andseq r1, r8, r8, ror #14 │ │ │ │ + andseq r8, r5, ip, asr #12 │ │ │ │ + eoreq r0, lr, ip, lsl #6 │ │ │ │ + andeq r1, r0, r8, lsr r6 │ │ │ │ + @ instruction: 0xfffff9a4 │ │ │ │ + eoreq r0, sp, r8, asr #14 │ │ │ │ + eoreq r0, lr, r4, lsr #32 │ │ │ │ + ldrsheq sl, [r7], -r0 │ │ │ │ + @ instruction: 0x001615d8 │ │ │ │ + andseq r1, r6, r8, asr #10 │ │ │ │ + andseq r1, r6, r0, lsl r5 │ │ │ │ + @ instruction: 0x001614b0 │ │ │ │ + andseq r1, r6, r0, asr r4 │ │ │ │ + andseq r1, r6, r8, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ + strd r4, [sp, #-28]! @ 0xffffffe4 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + str lr, [sp, #24] │ │ │ │ str r0, [ip] │ │ │ │ sub ip, ip, #4096 @ 0x1000 │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-176] @ 0xffffff50 │ │ │ │ - ldr lr, [pc, #804] @ 89f4c │ │ │ │ + ldr r4, [pc, #820] @ 8e1c4 │ │ │ │ sub sp, sp, #8320 @ 0x2080 │ │ │ │ - ldr ip, [pc, #800] @ 89f50 │ │ │ │ sub sp, sp, #20 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #792] @ 89f54 │ │ │ │ - ldr ip, [lr, ip] │ │ │ │ + ldr lr, [pc, #812] @ 8e1c8 │ │ │ │ add r5, sp, #8320 @ 0x2080 │ │ │ │ - ldr r3, [pc, #784] @ 89f58 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r3, [pc, #804] @ 8e1cc │ │ │ │ + add r4, pc, r4 │ │ │ │ + ldr ip, [pc, #800] @ 8e1d0 │ │ │ │ + ldr lr, [r4, lr] │ │ │ │ mov r4, r0 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #776] @ 89f5c │ │ │ │ - ldr ip, [ip] │ │ │ │ - str ip, [r5, #12] │ │ │ │ - mov ip, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r0, [r1] │ │ │ │ - ldr r1, [r4, #24] │ │ │ │ - ldr r2, [r3, r2] │ │ │ │ - ldr r7, [r1, #76] @ 0x4c │ │ │ │ - ldr r1, [pc, #744] @ 89f60 │ │ │ │ - ldr r3, [pc, #744] @ 89f64 │ │ │ │ - str r2, [r4, #4] │ │ │ │ - ldr r2, [pc, #740] @ 89f68 │ │ │ │ - add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #788] @ 8e1d4 │ │ │ │ + ldr r1, [pc, #788] @ 8e1d8 │ │ │ │ + ldr lr, [lr] │ │ │ │ + str lr, [r5] │ │ │ │ + mov lr, #0 │ │ │ │ + ldr lr, [r0, #24] │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r0, [r3, ip] │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [pc, #760] @ 8e1dc │ │ │ │ + ldr r7, [lr, #76] @ 0x4c │ │ │ │ + ldr r1, [r1] │ │ │ │ add r3, pc, r3 │ │ │ │ - cmp r0, #0 │ │ │ │ - add r5, r5, #12 │ │ │ │ - str r1, [r4, #8] │ │ │ │ - strd r2, [r4, #12] │ │ │ │ - beq 89d90 │ │ │ │ + stmib r4, {r0, r2, r3} │ │ │ │ + cmp r1, #0 │ │ │ │ + ldr r3, [pc, #740] @ 8e1e0 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r4, #16] │ │ │ │ + beq 8e004 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 89d78 │ │ │ │ + beq 8dfec │ │ │ │ ldrb r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 89d78 │ │ │ │ + beq 8dfec │ │ │ │ add r5, sp, #144 @ 0x90 │ │ │ │ - sub r6, r5, #12 │ │ │ │ mov r1, #4096 @ 0x1000 │ │ │ │ + sub r6, r5, #12 │ │ │ │ mov r0, r6 │ │ │ │ - bl 24f14 │ │ │ │ + bl 24e40 │ │ │ │ ldrb r3, [r7] │ │ │ │ cmp r3, #47 @ 0x2f │ │ │ │ cmpne r3, #0 │ │ │ │ - bne 89dbc │ │ │ │ + bne 8e030 │ │ │ │ ldrb r3, [r5, #-12] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 89cfc │ │ │ │ + beq 8df60 │ │ │ │ mov r0, r6 │ │ │ │ - bl 240d4 │ │ │ │ + bl 2400c │ │ │ │ add r5, r5, r0 │ │ │ │ ldrb r3, [r5, #-13] │ │ │ │ cmp r3, #47 @ 0x2f │ │ │ │ - beq 89d10 │ │ │ │ - ldr r1, [pc, #616] @ 89f6c │ │ │ │ + beq 8df74 │ │ │ │ + ldr r1, [pc, #636] @ 8e1e4 │ │ │ │ movw r2, #4097 @ 0x1001 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 23e94 │ │ │ │ - ldr r3, [pc, #600] @ 89f70 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 23dcc │ │ │ │ + ldr r3, [pc, #620] @ 8e1e8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r5, [r3, #4] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 89d30 │ │ │ │ + beq 8df94 │ │ │ │ ldrb r3, [r5] │ │ │ │ cmp r3, #47 @ 0x2f │ │ │ │ - beq 89de4 │ │ │ │ + beq 8e058 │ │ │ │ mov r5, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 894c0 │ │ │ │ - ldr r2, [pc, #556] @ 89f74 │ │ │ │ - ldr r3, [pc, #516] @ 89f50 │ │ │ │ - add r2, pc, r2 │ │ │ │ + bl 8d6ec │ │ │ │ + ldr r2, [pc, #576] @ 8e1ec │ │ │ │ add r1, sp, #8320 @ 0x2080 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ add r1, r1, #12 │ │ │ │ + ldr r3, [pc, #528] @ 8e1c8 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [r1] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 89f48 │ │ │ │ + bne 8e1c0 │ │ │ │ add sp, sp, #8320 @ 0x2080 │ │ │ │ add sp, sp, #20 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldr r0, [pc, #504] @ 89f78 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + add sp, sp, #24 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r0, [pc, #508] @ 8e1f0 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 226a0 │ │ │ │ + bl 225fc │ │ │ │ subs r6, r0, #0 │ │ │ │ - bge 89e40 │ │ │ │ + bge 8e0b4 │ │ │ │ add r5, sp, #144 @ 0x90 │ │ │ │ sub r6, r5, #12 │ │ │ │ mov r1, #4096 @ 0x1000 │ │ │ │ mov r0, r6 │ │ │ │ - bl 24f14 │ │ │ │ + bl 24e40 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 89cd8 │ │ │ │ + beq 8df3c │ │ │ │ ldrb r3, [r7] │ │ │ │ cmp r3, #47 @ 0x2f │ │ │ │ cmpne r3, #0 │ │ │ │ - beq 89cd8 │ │ │ │ - ldr r1, [pc, #440] @ 89f7c │ │ │ │ + beq 8df3c │ │ │ │ + ldr r1, [pc, #444] @ 8e1f4 │ │ │ │ movw r2, #4097 @ 0x1001 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 23e94 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 23dcc │ │ │ │ movw r2, #4097 @ 0x1001 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 23e94 │ │ │ │ - b 89cd8 │ │ │ │ + bl 23dcc │ │ │ │ + b 8df3c │ │ │ │ mov r0, r5 │ │ │ │ - bl 240d4 │ │ │ │ + bl 2400c │ │ │ │ subs r7, r0, #0 │ │ │ │ - bne 89e7c │ │ │ │ + bne 8e0f4 │ │ │ │ mov r3, r6 │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ cmpne r3, #47 @ 0x2f │ │ │ │ - beq 89d30 │ │ │ │ + beq 8df94 │ │ │ │ ldrb r3, [r5, r7] │ │ │ │ cmp r3, #47 @ 0x2f │ │ │ │ - beq 89d34 │ │ │ │ - ldr r2, [pc, #356] @ 89f80 │ │ │ │ + beq 8df98 │ │ │ │ + ldr r2, [pc, #360] @ 8e1f8 │ │ │ │ movw r3, #4097 @ 0x1001 │ │ │ │ + mov r1, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, r5} │ │ │ │ add r5, sp, #4224 @ 0x1080 │ │ │ │ - add r5, r5, #8 │ │ │ │ mov r2, #1 │ │ │ │ - mov r1, r3 │ │ │ │ + add r5, r5, #8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ - b 89d34 │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ + b 8df98 │ │ │ │ add r8, sp, #8 │ │ │ │ - mov r1, r8 │ │ │ │ - bl 23270 <__fstat64_time64@plt> │ │ │ │ add r5, sp, #144 @ 0x90 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 89e70 │ │ │ │ - ldrd r2, [r5, #-96] @ 0xffffffa0 │ │ │ │ - subs r1, r2, #1 │ │ │ │ - sbc r3, r3, #0 │ │ │ │ - cmp r1, #4096 @ 0x1000 │ │ │ │ - sbcs r3, r3, #0 │ │ │ │ - bcc 89eac │ │ │ │ + mov r1, r8 │ │ │ │ + bl 231c0 <__fstat64_time64@plt> │ │ │ │ + subs r3, r0, #0 │ │ │ │ + bne 8e0e8 │ │ │ │ + ldr r2, [r5, #-96] @ 0xffffffa0 │ │ │ │ + ldr r1, [r5, #-92] @ 0xffffffa4 │ │ │ │ + subs r0, r2, #1 │ │ │ │ + sbc r1, r1, #0 │ │ │ │ + cmp r0, #4096 @ 0x1000 │ │ │ │ + sbcs r1, r1, #0 │ │ │ │ + bcc 8e124 │ │ │ │ mov r0, r6 │ │ │ │ - bl 21cec │ │ │ │ - b 89d94 │ │ │ │ + bl 21c54 │ │ │ │ + b 8e008 │ │ │ │ add r3, r5, r7 │ │ │ │ - ldrb r3, [r3, #-1] │ │ │ │ mov r1, r6 │ │ │ │ + ldrb r3, [r3, #-1] │ │ │ │ + mov r0, r5 │ │ │ │ cmp r3, #47 @ 0x2f │ │ │ │ subeq r7, r7, #1 │ │ │ │ mov r2, r7 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 249b0 │ │ │ │ + bl 248dc │ │ │ │ cmp r0, #0 │ │ │ │ addeq r3, r6, r7 │ │ │ │ - bne 89e08 │ │ │ │ - b 89df8 │ │ │ │ + bne 8e07c │ │ │ │ + b 8e06c │ │ │ │ add r9, sp, #4224 @ 0x1080 │ │ │ │ + mov r0, r6 │ │ │ │ add r9, r9, #16 │ │ │ │ sub r7, r9, #8 │ │ │ │ - strb r0, [r7, r2] │ │ │ │ mov r1, r7 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 235f4 │ │ │ │ + strb r3, [r7, r2] │ │ │ │ + bl 23538 │ │ │ │ ldr r1, [r5, #-96] @ 0xffffffa0 │ │ │ │ - ldr r3, [r5, #-92] @ 0xffffffa4 │ │ │ │ asr r2, r0, #31 │ │ │ │ + ldr r3, [r5, #-92] @ 0xffffffa4 │ │ │ │ cmp r2, r3 │ │ │ │ cmpeq r0, r1 │ │ │ │ - beq 89efc │ │ │ │ + beq 8e174 │ │ │ │ mov r0, r6 │ │ │ │ sub r6, r5, #12 │ │ │ │ - bl 21cec │ │ │ │ + bl 21c54 │ │ │ │ mov r1, #4096 @ 0x1000 │ │ │ │ mov r0, r6 │ │ │ │ - bl 24f14 │ │ │ │ - b 89cd8 │ │ │ │ + bl 24e40 │ │ │ │ + b 8df3c │ │ │ │ ldrb r3, [r9, #-8] │ │ │ │ cmp r3, #47 @ 0x2f │ │ │ │ - bne 89ee0 │ │ │ │ + bne 8e158 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 22b44 <__stat64_time64@plt> │ │ │ │ + bl 22aa0 <__stat64_time64@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - bne 89ee0 │ │ │ │ + bne 8e158 │ │ │ │ ldr r3, [r5, #-120] @ 0xffffff88 │ │ │ │ mov r0, r6 │ │ │ │ and r3, r3, #61440 @ 0xf000 │ │ │ │ cmp r3, #16384 @ 0x4000 │ │ │ │ - bne 89ee4 │ │ │ │ + bne 8e15c │ │ │ │ sub r6, r5, #12 │ │ │ │ - bl 21cec │ │ │ │ + bl 21c54 │ │ │ │ mov r1, #4096 @ 0x1000 │ │ │ │ mov r0, r6 │ │ │ │ - bl 24f14 │ │ │ │ - b 89cc8 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - mlaeq fp, r0, r6, r4 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq r3, ip, r0, asr #31 │ │ │ │ - eoreq r4, fp, r4, ror #12 │ │ │ │ - andeq r1, r0, r0, ror #19 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0xfffff5dc │ │ │ │ - andeq r0, r0, ip, asr #11 │ │ │ │ - andseq fp, r6, r8, lsr #28 │ │ │ │ - strdeq r3, [ip], -r4 @ │ │ │ │ - eoreq r4, fp, r8, ror r5 │ │ │ │ - andseq r3, r5, ip, ror r2 │ │ │ │ - andseq fp, r6, r8, ror #26 │ │ │ │ - andseq r3, r5, r4, asr r2 │ │ │ │ + bl 24e40 │ │ │ │ + b 8df2c │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eoreq r0, sp, ip, lsr #8 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eoreq r0, sp, ip, lsl r4 │ │ │ │ + andeq r1, r0, ip, asr #19 │ │ │ │ + andeq r0, r0, r4, lsr #6 │ │ │ │ + eoreq pc, sp, r0, lsr sp @ │ │ │ │ + andeq r0, r0, ip, lsl r6 │ │ │ │ + @ instruction: 0xfffff540 │ │ │ │ + andseq r9, r7, r0, lsl lr │ │ │ │ + mlaeq sp, r0, ip, pc @ │ │ │ │ + eoreq r0, sp, ip, lsl r3 │ │ │ │ + andseq r1, r6, r8, asr r2 │ │ │ │ + andseq r9, r7, r0, asr #26 │ │ │ │ + andseq r1, r6, ip, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ - ldr ip, [pc, #648] @ 8a224 │ │ │ │ mov r4, r0 │ │ │ │ - ldr r0, [pc, #644] @ 8a228 │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r3, [pc, #640] @ 8a22c │ │ │ │ - ldr r0, [ip, r0] │ │ │ │ + ldr r0, [pc, #692] @ 8e4d8 │ │ │ │ sub sp, sp, #16 │ │ │ │ + ldr r2, [pc, #688] @ 8e4dc │ │ │ │ + ldr r3, [pc, #688] @ 8e4e0 │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [r0, r2] │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + str r2, [sp, #12] │ │ │ │ + mov r2, #0 │ │ │ │ sub r2, r1, #2 │ │ │ │ - ldr r0, [r0] │ │ │ │ - str r0, [sp, #12] │ │ │ │ - mov r0, #0 │ │ │ │ cmp r2, #4 │ │ │ │ - bhi 8a0d4 │ │ │ │ + bhi 8e368 │ │ │ │ ldrb r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop {0} │ │ │ │ ldr r3, [r4, #24] │ │ │ │ - ldr r2, [r3, #4] │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - ldr r2, [r2, #16] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r7, [r1, #8] │ │ │ │ + ldr r2, [r1, #16] │ │ │ │ ldr r6, [r3, #72] @ 0x48 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 8a108 │ │ │ │ + bne 8e3ac │ │ │ │ ldr r5, [r3, #84] @ 0x54 │ │ │ │ - ldr r0, [pc, #560] @ 8a230 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ + ldr r0, [pc, #600] @ 8e4e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 24830 │ │ │ │ - mov r2, #1 │ │ │ │ + bl 24768 │ │ │ │ mov r1, r0 │ │ │ │ + mov r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 89340 │ │ │ │ + bl 8d54c │ │ │ │ mov r4, r0 │ │ │ │ - bl 3acfc │ │ │ │ + bl 3b908 │ │ │ │ cmp r5, r4 │ │ │ │ - beq 8a038 │ │ │ │ + beq 8e2bc │ │ │ │ mov r0, r4 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ add r0, sp, #8 │ │ │ │ - bl 223e8 │ │ │ │ - ldr r2, [pc, #492] @ 8a234 │ │ │ │ - ldr r3, [pc, #476] @ 8a228 │ │ │ │ + bl 22344 │ │ │ │ + ldr r2, [pc, #540] @ 8e4e8 │ │ │ │ + ldr r3, [pc, #524] @ 8e4dc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 8a220 │ │ │ │ + bne 8e4d4 │ │ │ │ add sp, sp, #16 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r3, [r4, #24] │ │ │ │ - ldr r0, [pc, #448] @ 8a238 │ │ │ │ + ldr r0, [pc, #480] @ 8e4ec │ │ │ │ + ldr r4, [pc, #480] @ 8e4f0 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ - ldr r1, [r3, #72] @ 0x48 │ │ │ │ - ldr r2, [r2, #8] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 24830 │ │ │ │ - ldr r4, [pc, #428] @ 8a23c │ │ │ │ - mov r2, #1 │ │ │ │ + ldr r1, [r3, #72] @ 0x48 │ │ │ │ add r4, pc, r4 │ │ │ │ + ldr r2, [r2, #8] │ │ │ │ + bl 24768 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ + mov r2, #1 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 89340 │ │ │ │ + bl 8d54c │ │ │ │ mov r5, r0 │ │ │ │ - bl 3acfc │ │ │ │ + bl 3b908 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, r5 │ │ │ │ - beq 8a038 │ │ │ │ + beq 8e2bc │ │ │ │ mov r0, r5 │ │ │ │ - bl 24c8c │ │ │ │ - b 8a038 │ │ │ │ + bl 24bb8 │ │ │ │ + b 8e2bc │ │ │ │ ldr r3, [r4, #24] │ │ │ │ - ldr r2, [r3] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - b 89fe0 │ │ │ │ - ldr r2, [pc, #356] @ 8a240 │ │ │ │ - ldr r3, [pc, #328] @ 8a228 │ │ │ │ + ldr r1, [r3] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + b 8e264 │ │ │ │ + ldr r2, [pc, #388] @ 8e4f4 │ │ │ │ + ldr r3, [pc, #360] @ 8e4dc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 8a220 │ │ │ │ + bne 8e4d4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ - pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 8ab0c │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + ldr lr, [sp, #20] │ │ │ │ + add sp, sp, #24 │ │ │ │ + b 8edc8 │ │ │ │ ldr r5, [r3, #88] @ 0x58 │ │ │ │ cmp r5, #0 │ │ │ │ - bne 89ff8 │ │ │ │ + bne 8e27c │ │ │ │ mov r0, r6 │ │ │ │ - bl 240d4 │ │ │ │ - ldr r1, [pc, #288] @ 8a244 │ │ │ │ - add r1, pc, r1 │ │ │ │ + bl 2400c │ │ │ │ + ldr r1, [pc, #304] @ 8e4f8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 251c0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 250ec │ │ │ │ subs r8, r0, #0 │ │ │ │ - bne 8a1cc │ │ │ │ + bne 8e480 │ │ │ │ cmp r5, #1 │ │ │ │ - bls 8a040 │ │ │ │ + bls 8e2c4 │ │ │ │ add r5, r6, r5 │ │ │ │ + mov r1, #47 @ 0x2f │ │ │ │ strb r8, [r5, #-1] │ │ │ │ ldr r3, [r4, #24] │ │ │ │ - mov r1, #47 @ 0x2f │ │ │ │ ldr r0, [r3, #72] @ 0x48 │ │ │ │ - bl 2252c │ │ │ │ + bl 22488 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 8a040 │ │ │ │ + beq 8e2c4 │ │ │ │ strb r8, [r0, #1] │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r0, [r3, #72] @ 0x48 │ │ │ │ - bl 21f74 │ │ │ │ + bl 21edc │ │ │ │ mov r5, r0 │ │ │ │ - ldr r1, [pc, #204] @ 8a248 │ │ │ │ + ldr r1, [pc, #220] @ 8e4fc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8ae38 │ │ │ │ + bl 8f124 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 894c0 │ │ │ │ + bl 8d6ec │ │ │ │ cmp r0, #0 │ │ │ │ - beq 8a200 │ │ │ │ - ldr r2, [pc, #172] @ 8a24c │ │ │ │ - ldr r3, [pc, #132] @ 8a228 │ │ │ │ + beq 8e4b4 │ │ │ │ + ldr r2, [pc, #188] @ 8e500 │ │ │ │ + ldr r3, [pc, #148] @ 8e4dc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 8a220 │ │ │ │ + bne 8e4d4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #16 │ │ │ │ - pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 24c8c │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + ldr lr, [sp, #20] │ │ │ │ + add sp, sp, #24 │ │ │ │ + b 24bb8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 240d4 │ │ │ │ add r5, r5, #1 │ │ │ │ + bl 2400c │ │ │ │ add r0, r5, r0 │ │ │ │ - bl 24020 │ │ │ │ - ldr r3, [pc, #104] @ 8a250 │ │ │ │ + bl 23f58 │ │ │ │ + ldr r3, [pc, #104] @ 8e504 │ │ │ │ mvn r2, #0 │ │ │ │ - add r3, pc, r3 │ │ │ │ mov r1, #1 │ │ │ │ strd r6, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 21bf0 <__sprintf_chk@plt> │ │ │ │ - b 8a174 │ │ │ │ - ldr r2, [pc, #76] @ 8a254 │ │ │ │ + add r3, pc, r3 │ │ │ │ + bl 21b58 <__sprintf_chk@plt> │ │ │ │ + b 8e418 │ │ │ │ + ldr r2, [pc, #76] @ 8e508 │ │ │ │ mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #32] │ │ │ │ - b 8a198 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq r4, fp, r0, lsr #6 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - andseq pc, ip, r1, lsl r4 @ │ │ │ │ - andseq r1, r5, r0, asr #1 │ │ │ │ - eoreq r4, fp, r8, ror r2 │ │ │ │ - andseq r1, r5, r4, asr #32 │ │ │ │ - eoreq r3, ip, r8, ror fp │ │ │ │ - eoreq r4, fp, r4, ror #3 │ │ │ │ - andseq r2, r5, r4, asr pc │ │ │ │ - @ instruction: 0xfffff11c │ │ │ │ - eoreq r4, fp, r0, lsr #2 │ │ │ │ - @ instruction: 0x00150edc │ │ │ │ - andseq r2, r5, r0, ror lr │ │ │ │ + b 8e43c │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eoreq r0, sp, r4, lsr #1 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + @ instruction: 0x001dd3dd │ │ │ │ + andseq pc, r5, ip, lsl #1 │ │ │ │ + eoreq r0, sp, r4 │ │ │ │ + andseq pc, r5, r4 │ │ │ │ + strdeq pc, [sp], -r0 @ │ │ │ │ + eoreq pc, ip, r0, ror #30 │ │ │ │ + @ instruction: 0x00160ef8 │ │ │ │ + @ instruction: 0xfffff058 │ │ │ │ + eoreq pc, ip, ip, lsl #29 │ │ │ │ + andseq lr, r5, ip, ror #28 │ │ │ │ + andseq r0, r6, r8, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #24] │ │ │ │ mov r5, r0 │ │ │ │ - ldr r2, [r3, #92] @ 0x5c │ │ │ │ mov r4, r1 │ │ │ │ + ldr r2, [r3, #92] @ 0x5c │ │ │ │ cmp r2, #0 │ │ │ │ - beq 8a2a0 │ │ │ │ + beq 8e55c │ │ │ │ sub r2, r2, #4 │ │ │ │ - b 8a294 │ │ │ │ + b 8e550 │ │ │ │ ldrb ip, [r3] │ │ │ │ cmp ip, r4 │ │ │ │ - beq 8a2cc │ │ │ │ + beq 8e5a0 │ │ │ │ ldr r3, [r2, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ - bne 8a288 │ │ │ │ + bne 8e544 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 861b8 │ │ │ │ + bl 8a134 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 8a2bc │ │ │ │ + beq 8e584 │ │ │ │ + ldrd r4, [sp] │ │ │ │ mov r0, #1 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - b 8ad20 │ │ │ │ - ldr r2, [pc, #28] @ 8a2f0 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ + add sp, sp, #16 │ │ │ │ + b 8efec │ │ │ │ + ldr r2, [pc, #24] @ 8e5c0 │ │ │ │ add r3, r3, #2 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r0, r5 │ │ │ │ mov r1, #6 │ │ │ │ + mov r0, r5 │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r2, #8] │ │ │ │ - bl 89f84 │ │ │ │ - mov r0, #1 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - eoreq r3, ip, r4, lsr r9 │ │ │ │ + bl 8e1fc │ │ │ │ + b 8e570 │ │ │ │ + eoreq pc, sp, r8, asr r6 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ - str r0, [ip, #3976] @ 0xf88 │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ + str r0, [ip, #3968] @ 0xf80 │ │ │ │ + ldr r2, [pc, #1972] @ 8eda0 │ │ │ │ + sub sp, sp, #92 @ 0x5c │ │ │ │ + ldr r3, [pc, #1968] @ 8eda4 │ │ │ │ + str r1, [sp, #28] │ │ │ │ + ldr r8, [pc, #1964] @ 8eda8 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [r3] │ │ │ │ + str r3, [sp, #84] @ 0x54 │ │ │ │ + mov r3, #0 │ │ │ │ ldr r3, [r0, #24] │ │ │ │ - sub sp, sp, #84 @ 0x54 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ - str r1, [sp, #24] │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, r1 │ │ │ │ - ldr r1, [pc, #1984] @ 8aae4 │ │ │ │ cmp r2, #0 │ │ │ │ - ldr r2, [pc, #1980] @ 8aae8 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #1976] @ 8aaec │ │ │ │ - ldr r2, [r1, r2] │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [r2] │ │ │ │ - str r2, [sp, #76] @ 0x4c │ │ │ │ - mov r2, #0 │ │ │ │ - ble 8a3d0 │ │ │ │ - ldr r4, [r3, #28] │ │ │ │ + ble 8e6b0 │ │ │ │ ldr r6, [r3, #24] │ │ │ │ + mov r5, r0 │ │ │ │ + ldr r4, [r3, #28] │ │ │ │ + ldr r7, [r3, #36] @ 0x24 │ │ │ │ + ldr r0, [r3, #44] @ 0x2c │ │ │ │ cmp r4, #0 │ │ │ │ - ldrle r4, [r0, #24] │ │ │ │ + ldrle r4, [r1, #24] │ │ │ │ cmp r6, #0 │ │ │ │ - ldrle r2, [sp, #24] │ │ │ │ - ldr r0, [r3, #44] @ 0x2c │ │ │ │ + ldrle r2, [sp, #28] │ │ │ │ ldrle r6, [r2, #20] │ │ │ │ - ldr r2, [r3, #16] │ │ │ │ cmp r0, #0 │ │ │ │ - str r2, [sp, #36] @ 0x24 │ │ │ │ + ldr r2, [r3, #16] │ │ │ │ + streq r0, [sp, #32] │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r3, #20] │ │ │ │ - ldr r7, [r3, #36] @ 0x24 │ │ │ │ - str r2, [sp, #44] @ 0x2c │ │ │ │ - streq r0, [sp, #28] │ │ │ │ - beq 8a390 │ │ │ │ - bl 868fc │ │ │ │ - str r0, [sp, #28] │ │ │ │ - ldr r3, [pc, #1880] @ 8aaf0 │ │ │ │ - ldr sl, [r8, r3] │ │ │ │ - ldr r3, [sl] │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - cmp r4, r3 │ │ │ │ - ble 8a3d0 │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ - cmp r6, r2 │ │ │ │ - ble 8a3d0 │ │ │ │ - sub r2, r4, r7, lsl #1 │ │ │ │ - sub r1, r6, r7, lsl #1 │ │ │ │ - cmp r2, #0 │ │ │ │ + str r2, [sp, #48] @ 0x30 │ │ │ │ + beq 8e66c │ │ │ │ + bl 8a8e8 │ │ │ │ + str r0, [sp, #32] │ │ │ │ + ldr r3, [pc, #1848] @ 8edac │ │ │ │ + ldr r9, [r8, r3] │ │ │ │ + ldr r3, [r9] │ │ │ │ + ldr r2, [r3, #20] │ │ │ │ + cmp r4, r2 │ │ │ │ + ble 8e6b0 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + cmp r6, r3 │ │ │ │ + ble 8e6b0 │ │ │ │ + lsl r3, r7, #1 │ │ │ │ + sub r0, r4, r3 │ │ │ │ + sub r1, r6, r3 │ │ │ │ + cmp r0, #0 │ │ │ │ cmpgt r1, #0 │ │ │ │ - str r2, [sp, #56] @ 0x38 │ │ │ │ - str r1, [sp, #40] @ 0x28 │ │ │ │ - bgt 8a3fc │ │ │ │ - ldr r2, [pc, #1820] @ 8aaf4 │ │ │ │ - ldr r3, [pc, #1804] @ 8aae8 │ │ │ │ + str r1, [sp, #44] @ 0x2c │ │ │ │ + str r0, [sp, #60] @ 0x3c │ │ │ │ + bgt 8e6f0 │ │ │ │ + ldr r2, [pc, #1784] @ 8edb0 │ │ │ │ + ldr r3, [pc, #1768] @ 8eda4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 8aad8 │ │ │ │ - add sp, sp, #84 @ 0x54 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - ldr r0, [r2, #32] │ │ │ │ - add r4, r3, r0 │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ - str r4, [sp, #32] │ │ │ │ - bl 87564 │ │ │ │ - ldr fp, [r5, #24] │ │ │ │ - ldr r1, [fp, #4] │ │ │ │ - ldr r7, [fp, #32] │ │ │ │ - ldrb r3, [r1, #12] │ │ │ │ + bne 8ed94 │ │ │ │ + add sp, sp, #92 @ 0x5c │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r3, [r5, #24] │ │ │ │ + ldr r0, [r3, #32] │ │ │ │ + add r4, r2, r0 │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ + str r4, [sp, #36] @ 0x24 │ │ │ │ + bl 8b584 │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + ldr ip, [r1, #4] │ │ │ │ + ldr r2, [r1, #32] │ │ │ │ + ldrb r3, [ip, #12] │ │ │ │ + mla r6, r4, r0, r2 │ │ │ │ cmp r3, #0 │ │ │ │ - mla r6, r4, r0, r7 │ │ │ │ - beq 8a45c │ │ │ │ - ldr r3, [r1, #4] │ │ │ │ + beq 8e750 │ │ │ │ + ldr r3, [ip, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 8a44c │ │ │ │ - b 8aa80 │ │ │ │ + bne 8e740 │ │ │ │ + b 8ed24 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 8aa80 │ │ │ │ - ldrb r2, [r3, #12] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 8a440 │ │ │ │ - str r3, [fp, #4] │ │ │ │ - ldr r4, [fp] │ │ │ │ + beq 8ed24 │ │ │ │ + ldrb r0, [r3, #12] │ │ │ │ + cmp r0, #0 │ │ │ │ + bne 8e734 │ │ │ │ + str r3, [r1, #4] │ │ │ │ + ldr r4, [r1] │ │ │ │ cmp r4, #0 │ │ │ │ - beq 8aaac │ │ │ │ - mov r9, #0 │ │ │ │ - str r6, [sp, #48] @ 0x30 │ │ │ │ - ldr r6, [sp, #28] │ │ │ │ - mov r0, fp │ │ │ │ - str r8, [sp, #52] @ 0x34 │ │ │ │ - mov fp, sl │ │ │ │ - mov r8, r5 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r5, r9 │ │ │ │ - mov sl, r9 │ │ │ │ - ldrb r1, [r4, #12] │ │ │ │ - cmp r1, #0 │ │ │ │ - bne 8a4c4 │ │ │ │ + beq 8ed50 │ │ │ │ + str r6, [sp, #52] @ 0x34 │ │ │ │ + mov r6, r5 │ │ │ │ + mov fp, #0 │ │ │ │ + ldr r5, [sp, #32] │ │ │ │ + mov r3, r9 │ │ │ │ + mov r7, fp │ │ │ │ + mov r9, fp │ │ │ │ + mov sl, r3 │ │ │ │ + str r8, [sp, #56] @ 0x38 │ │ │ │ + mov r8, fp │ │ │ │ + ldrb r0, [r4, #12] │ │ │ │ + cmp r0, #0 │ │ │ │ + bne 8e7b8 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 868fc │ │ │ │ - add sl, sl, #1 │ │ │ │ - add r0, r6, r0 │ │ │ │ - cmp r9, r0 │ │ │ │ - movlt r9, r0 │ │ │ │ - ldr r0, [r8, #24] │ │ │ │ - ldr r1, [r0, #4] │ │ │ │ - cmp r1, r4 │ │ │ │ - moveq r5, r7 │ │ │ │ + add r9, r9, #1 │ │ │ │ + bl 8a8e8 │ │ │ │ + ldr r1, [r6, #24] │ │ │ │ + add r0, r5, r0 │ │ │ │ + cmp fp, r0 │ │ │ │ + movlt fp, r0 │ │ │ │ + ldr r0, [r1, #4] │ │ │ │ + cmp r0, r4 │ │ │ │ + moveq r8, r7 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r4, #0 │ │ │ │ - bne 8a490 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - mov r2, r9 │ │ │ │ - mov r9, sl │ │ │ │ - mul r4, r3, r9 │ │ │ │ - str r5, [sp, #60] @ 0x3c │ │ │ │ - ldr r6, [sp, #48] @ 0x30 │ │ │ │ - mov r5, r8 │ │ │ │ - ldr r7, [r0, #32] │ │ │ │ - ldr r8, [sp, #52] @ 0x34 │ │ │ │ + bne 8e784 │ │ │ │ + ldr r0, [sp, #36] @ 0x24 │ │ │ │ + mov r2, sl │ │ │ │ + mov r3, r8 │ │ │ │ + mov r5, r6 │ │ │ │ mov sl, fp │ │ │ │ - mov fp, r0 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - sub r4, r4, r7 │ │ │ │ - cmp r3, r2 │ │ │ │ - movge r3, r2 │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r2, [fp, #36] @ 0x24 │ │ │ │ - cmp r3, #0 │ │ │ │ - addge r3, r3, r2 │ │ │ │ - strge r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ + ldr r6, [sp, #52] @ 0x34 │ │ │ │ + mov fp, r9 │ │ │ │ + mov r9, r2 │ │ │ │ + ldr r2, [r1, #32] │ │ │ │ + mul r4, r0, fp │ │ │ │ + ldr r8, [sp, #56] @ 0x38 │ │ │ │ + sub r4, r4, r2 │ │ │ │ + ldr ip, [sp, #40] @ 0x28 │ │ │ │ add r4, r4, r6 │ │ │ │ - cmp r3, #0 │ │ │ │ - addgt r3, r3, r2 │ │ │ │ - strgt r3, [sp, #44] @ 0x2c │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - strle r2, [sp, #44] @ 0x2c │ │ │ │ - cmp r4, r3 │ │ │ │ - ble 8a864 │ │ │ │ - add r4, r3, r7 │ │ │ │ - ldr r1, [sp, #32] │ │ │ │ - sub r0, r4, r6 │ │ │ │ - str r2, [sp, #52] @ 0x34 │ │ │ │ - blx 1c6508 │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - cmp r0, #3 │ │ │ │ - strgt r0, [fp, #40] @ 0x28 │ │ │ │ - bgt 8a594 │ │ │ │ - ldr r1, [sp, #32] │ │ │ │ - mov r0, r4 │ │ │ │ - str r2, [sp, #52] @ 0x34 │ │ │ │ - blx 1c6508 │ │ │ │ - cmp r0, #0 │ │ │ │ - str r0, [fp, #40] @ 0x28 │ │ │ │ - ble 8a3d0 │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - mov r6, #0 │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - add ip, r0, r0, lsr #31 │ │ │ │ - sub ip, r3, ip, asr #1 │ │ │ │ - bic ip, ip, ip, asr #31 │ │ │ │ - add r1, ip, r0 │ │ │ │ - cmp r1, r9 │ │ │ │ - bgt 8aa50 │ │ │ │ - ldr r1, [fp] │ │ │ │ - ldr r4, [r1, #4] │ │ │ │ + ldr r0, [sp, #44] @ 0x2c │ │ │ │ + cmp r0, sl │ │ │ │ + movlt sl, r0 │ │ │ │ + ldr r0, [r1, #36] @ 0x24 │ │ │ │ + cmp ip, #0 │ │ │ │ + addge ip, ip, r0 │ │ │ │ + strge ip, [sp, #40] @ 0x28 │ │ │ │ + ldr ip, [sp, #48] @ 0x30 │ │ │ │ + cmp ip, #0 │ │ │ │ + addgt ip, ip, r0 │ │ │ │ + strle r0, [sp, #48] @ 0x30 │ │ │ │ + strgt ip, [sp, #48] @ 0x30 │ │ │ │ + ldr ip, [sp, #60] @ 0x3c │ │ │ │ + cmp r4, ip │ │ │ │ + ble 8eb2c │ │ │ │ + ldr r4, [sp, #36] @ 0x24 │ │ │ │ + add lr, ip, r2 │ │ │ │ + sub ip, lr, r6 │ │ │ │ + sdiv ip, ip, r4 │ │ │ │ + cmp ip, #3 │ │ │ │ + strgt ip, [r1, #40] @ 0x28 │ │ │ │ + bgt 8e870 │ │ │ │ + ldr ip, [sp, #36] @ 0x24 │ │ │ │ + sdiv ip, lr, ip │ │ │ │ cmp ip, #0 │ │ │ │ + str ip, [r1, #40] @ 0x28 │ │ │ │ + ble 8e6b0 │ │ │ │ + mov r6, #0 │ │ │ │ + add lr, ip, ip, lsr #31 │ │ │ │ + sub lr, r3, lr, asr #1 │ │ │ │ + bic lr, lr, lr, asr #31 │ │ │ │ + add r3, lr, ip │ │ │ │ + cmp r3, fp │ │ │ │ + bgt 8ecf4 │ │ │ │ + ldr ip, [r1] │ │ │ │ + ldr r4, [ip, #4] │ │ │ │ + cmp lr, #0 │ │ │ │ cmpne r4, #0 │ │ │ │ - beq 8aac4 │ │ │ │ - mov r0, #0 │ │ │ │ - b 8a5d0 │ │ │ │ + beq 8ed80 │ │ │ │ + mov r7, #0 │ │ │ │ + b 8e8a8 │ │ │ │ mov r4, r3 │ │ │ │ - ldrb r3, [r1, #12] │ │ │ │ - mov r1, r4 │ │ │ │ + ldrb r3, [ip, #12] │ │ │ │ + mov ip, r4 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ - addeq r0, r0, #1 │ │ │ │ + addeq r7, r7, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - cmpne ip, r0 │ │ │ │ - bgt 8a5cc │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ + cmpne lr, r7 │ │ │ │ + bgt 8e8a4 │ │ │ │ + add r7, sl, r0, lsl #1 │ │ │ │ cmp r6, #0 │ │ │ │ - add r9, r3, r2, lsl #1 │ │ │ │ movle r6, #0 │ │ │ │ - str r9, [sp, #52] @ 0x34 │ │ │ │ - bgt 8a870 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ + str r7, [sp, #56] @ 0x38 │ │ │ │ + bgt 8eb38 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ - blt 8a978 │ │ │ │ + blt 8ec28 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ sub r3, r2, r3 │ │ │ │ - ldr r2, [pc, #1228] @ 8aaf8 │ │ │ │ - ldr r7, [r8, r2] │ │ │ │ - ldr r2, [r7] │ │ │ │ + ldr r2, [pc, #1204] @ 8edb4 │ │ │ │ + ldr r1, [r8, r2] │ │ │ │ + ldr r2, [r1] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 8a6a8 │ │ │ │ - ldr r2, [pc, #1212] @ 8aafc │ │ │ │ - ldr r0, [pc, #1212] @ 8ab00 │ │ │ │ + beq 8e97c │ │ │ │ + ldr r2, [pc, #1188] @ 8edb8 │ │ │ │ + ldr r0, [sp, #28] │ │ │ │ + ldr ip, [pc, #1184] @ 8edbc │ │ │ │ ldr r2, [r8, r2] │ │ │ │ - vldr d7, [r2] │ │ │ │ - ldr r2, [sp, #24] │ │ │ │ - ldr r1, [r2, #20] │ │ │ │ - ldr r2, [r2, #24] │ │ │ │ - vmov s13, r1 │ │ │ │ - ldr r1, [pc, #1188] @ 8ab04 │ │ │ │ - str r2, [sp, #48] @ 0x30 │ │ │ │ - vcvt.f64.s32 d6, s13 │ │ │ │ - add r1, pc, r1 │ │ │ │ - vmul.f64 d6, d6, d7 │ │ │ │ + add ip, pc, ip │ │ │ │ + vldr d16, [r2] │ │ │ │ + ldr r2, [r0, #20] │ │ │ │ + ldr r0, [r0, #24] │ │ │ │ vmov s15, r2 │ │ │ │ - vcvt.f64.s32 d7, s15 │ │ │ │ - vcvt.s32.f64 s13, d6 │ │ │ │ - vstr s13, [r1] │ │ │ │ - ldr r0, [r8, r0] │ │ │ │ - vmov r2, s13 │ │ │ │ - vldr d6, [r0] │ │ │ │ - cmp r2, r3 │ │ │ │ - vmul.f64 d7, d7, d6 │ │ │ │ - vcvt.s32.f64 s15, d7 │ │ │ │ + ldr r2, [pc, #1160] @ 8edc0 │ │ │ │ + str r0, [sp, #52] @ 0x34 │ │ │ │ + vcvt.f64.s32 d17, s15 │ │ │ │ + vmov s15, r0 │ │ │ │ + vmul.f64 d17, d17, d16 │ │ │ │ + vcvt.f64.s32 d16, s15 │ │ │ │ + vcvt.s32.f64 s15, d17 │ │ │ │ + vstr s15, [ip] │ │ │ │ + ldr r2, [r8, r2] │ │ │ │ vmov r0, s15 │ │ │ │ - vstr s15, [r1, #4] │ │ │ │ - bge 8a9a8 │ │ │ │ + vldr d17, [r2] │ │ │ │ + cmp r0, r3 │ │ │ │ + vmul.f64 d16, d16, d17 │ │ │ │ + vcvt.s32.f64 s15, d16 │ │ │ │ + vmov r2, s15 │ │ │ │ + vstr s15, [ip, #4] │ │ │ │ + bge 8ec54 │ │ │ │ mov r2, #0 │ │ │ │ - str r2, [r7] │ │ │ │ + str r2, [r1] │ │ │ │ cmp r4, #0 │ │ │ │ - beq 8a3d0 │ │ │ │ - ldr fp, [pc, #1104] @ 8ab08 │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ - ldr r1, [sp, #36] @ 0x24 │ │ │ │ - add fp, pc, fp │ │ │ │ - add r2, r2, r1 │ │ │ │ - ldr r9, [sp, #56] @ 0x38 │ │ │ │ + beq 8e6b0 │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ mov r8, #9 │ │ │ │ - str r2, [sp, #48] @ 0x30 │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ - str fp, [sp, #56] @ 0x38 │ │ │ │ - b 8a770 │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ + ldr r1, [sp, #40] @ 0x28 │ │ │ │ + ldr sl, [pc, #1064] @ 8edc4 │ │ │ │ + add r2, r2, r1 │ │ │ │ + add sl, pc, sl │ │ │ │ + str r2, [sp, #52] @ 0x34 │ │ │ │ + str sl, [sp, #68] @ 0x44 │ │ │ │ + ldr sl, [sp, #60] @ 0x3c │ │ │ │ + b 8ea40 │ │ │ │ ldr r1, [r3, #56] @ 0x38 │ │ │ │ cmp r1, #0 │ │ │ │ - blt 8a720 │ │ │ │ + blt 8e9f0 │ │ │ │ ldrb r2, [r3, #60] @ 0x3c │ │ │ │ add r0, r0, r0, lsr #31 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ + uxtb r1, r1 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ sub r0, r7, r0, asr #1 │ │ │ │ + stm sp, {r0, r3} │ │ │ │ + ldr r0, [sp, #28] │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - str r0, [sp] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - uxtb r1, r1 │ │ │ │ - bl 876c0 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + bl 8b6ec │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ mov r2, #0 │ │ │ │ + mov r3, r7 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ + str fp, [sp, #4] │ │ │ │ str r0, [sp, #8] │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #12] │ │ │ │ - ldr r0, [sp, #28] │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - mov r3, r7 │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str r8, [sp, #20] │ │ │ │ sub r2, r2, r0 │ │ │ │ + ldr r0, [sp, #28] │ │ │ │ str r2, [sp] │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ - str fp, [sp, #4] │ │ │ │ - str r8, [sp, #20] │ │ │ │ - str r8, [sp, #16] │ │ │ │ - bl 86c04 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + bl 8ac14 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r6, r6, r3 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ - beq 8a3d0 │ │ │ │ - ldr r3, [sl] │ │ │ │ + beq 8e6b0 │ │ │ │ + ldr r3, [r9] │ │ │ │ ldr r3, [r3, #20] │ │ │ │ add r3, r6, r3 │ │ │ │ - cmp r3, r9 │ │ │ │ - bge 8a3d0 │ │ │ │ + cmp r3, sl │ │ │ │ + bge 8e6b0 │ │ │ │ ldrb r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 8a764 │ │ │ │ + bne 8ea34 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ - sub fp, r9, r6 │ │ │ │ - ldr r2, [r3, #4] │ │ │ │ + sub fp, sl, r6 │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - cmp r2, r4 │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r7, r2, r6 │ │ │ │ - bne 8a6dc │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - ldr r1, [sp, #52] @ 0x34 │ │ │ │ - ldr ip, [sp, #32] │ │ │ │ + ldr r2, [r3, #4] │ │ │ │ + cmp r2, r4 │ │ │ │ + bne 8e9b0 │ │ │ │ + ldr ip, [sp, #36] @ 0x24 │ │ │ │ + ldr r1, [sp, #56] @ 0x38 │ │ │ │ + ldr r2, [sp, #68] @ 0x44 │ │ │ │ + ldr lr, [sp, #64] @ 0x40 │ │ │ │ str r1, [r2, #16] │ │ │ │ ldr r1, [r3, #64] @ 0x40 │ │ │ │ str ip, [r2, #20] │ │ │ │ add ip, r0, r0, lsr #31 │ │ │ │ - ldr lr, [sp, #60] @ 0x3c │ │ │ │ + str lr, [r2, #8] │ │ │ │ sub ip, r7, ip, asr #1 │ │ │ │ cmp r1, #0 │ │ │ │ - str lr, [r2, #8] │ │ │ │ str ip, [r2, #12] │ │ │ │ - blt 8a814 │ │ │ │ + blt 8eae4 │ │ │ │ ldrb r2, [r3, #68] @ 0x44 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ + uxtb r1, r1 │ │ │ │ str ip, [sp] │ │ │ │ - ldr ip, [sp, #32] │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ + ldr r0, [sp, #28] │ │ │ │ + ldr ip, [sp, #36] @ 0x24 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #4] │ │ │ │ - uxtb r1, r1 │ │ │ │ mov r3, lr │ │ │ │ str ip, [sp, #8] │ │ │ │ - bl 876c0 │ │ │ │ + bl 8b6ec │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ cmp r2, #0 │ │ │ │ - ble 8a720 │ │ │ │ + ble 8e9f0 │ │ │ │ ldr r1, [r3, #44] @ 0x2c │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - str r3, [sp] │ │ │ │ + str r0, [sp, #8] │ │ │ │ + ldr r0, [sp, #28] │ │ │ │ + ldrd r2, [sp, #40] @ 0x28 │ │ │ │ + stm sp, {r3, fp} │ │ │ │ mov r3, #9 │ │ │ │ - str r3, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ + str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - str r0, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ - str fp, [sp, #4] │ │ │ │ - bl 86c04 │ │ │ │ + bl 8ac14 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - b 8a720 │ │ │ │ - ldr r4, [fp] │ │ │ │ - str r9, [fp, #40] @ 0x28 │ │ │ │ - b 8a5f0 │ │ │ │ - add r3, sp, #72 @ 0x48 │ │ │ │ - ldr r0, [fp, #12] │ │ │ │ + b 8e9f0 │ │ │ │ + ldr r4, [r1] │ │ │ │ + str fp, [r1, #40] @ 0x28 │ │ │ │ + b 8e8c8 │ │ │ │ + add r3, sp, #80 @ 0x50 │ │ │ │ + ldr r0, [r1, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ - add r3, sp, #68 @ 0x44 │ │ │ │ - ldr r1, [sp, #40] @ 0x28 │ │ │ │ + add r3, sp, #76 @ 0x4c │ │ │ │ + ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp] │ │ │ │ - mov r2, r7 │ │ │ │ mov r3, #1 │ │ │ │ - bl 86a34 │ │ │ │ + bl 8aa20 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ cmp r1, #0 │ │ │ │ - blt 8a918 │ │ │ │ + blt 8ebcc │ │ │ │ ldr r3, [r0, #36] @ 0x24 │ │ │ │ - ldr r2, [sp, #68] @ 0x44 │ │ │ │ uxtb r1, r1 │ │ │ │ + ldr r2, [sp, #76] @ 0x4c │ │ │ │ add r2, r2, r3, lsl #1 │ │ │ │ - cmp r9, r2 │ │ │ │ + cmp r7, r2 │ │ │ │ movlt ip, r2 │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ - movge ip, r9 │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + movge ip, r7 │ │ │ │ + str ip, [sp, #56] @ 0x38 │ │ │ │ cmp r2, #0 │ │ │ │ - ldrlt r3, [sp, #24] │ │ │ │ - str ip, [sp, #52] @ 0x34 │ │ │ │ - ldrlt r3, [r3, #36] @ 0x24 │ │ │ │ - ldrge ip, [sp, #36] @ 0x24 │ │ │ │ - sublt r3, r3, ip │ │ │ │ - subge r3, ip, r3 │ │ │ │ - ldr ip, [sp, #52] @ 0x34 │ │ │ │ ldrb r2, [r0, #52] @ 0x34 │ │ │ │ + blt 8ed60 │ │ │ │ + ldr ip, [sp, #40] @ 0x28 │ │ │ │ + sub r3, ip, r3 │ │ │ │ + ldr ip, [sp, #56] @ 0x38 │ │ │ │ str ip, [sp, #4] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r0, [r0, #32] │ │ │ │ - ldr ip, [sp, #44] @ 0x2c │ │ │ │ + ldr ip, [sp, #48] @ 0x30 │ │ │ │ add r0, r0, r0, lsr #31 │ │ │ │ sub r0, ip, r0, asr #1 │ │ │ │ - addlt r3, r3, r3, lsr #31 │ │ │ │ str r0, [sp] │ │ │ │ - asrlt r3, r3, #1 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - bl 876c0 │ │ │ │ + ldr r0, [sp, #28] │ │ │ │ + bl 8b6ec │ │ │ │ ldr r0, [r5, #24] │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [r0, #12] │ │ │ │ - cmp r3, #0 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ - blt 8aa64 │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ + cmp r3, #0 │ │ │ │ + blt 8ed08 │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov ip, #9 │ │ │ │ - cmp r2, r3 │ │ │ │ - movge r3, r2 │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + cmp sl, r3 │ │ │ │ + movge r3, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #17 │ │ │ │ + str r0, [sp, #8] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r3, #1 │ │ │ │ + ldr r0, [sp, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - str r0, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ str ip, [sp, #20] │ │ │ │ - bl 86c04 │ │ │ │ - b 8a608 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ + bl 8ac14 │ │ │ │ + b 8e8dc │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ - ldr r1, [sp, #52] @ 0x34 │ │ │ │ - sub r2, r3, r2 │ │ │ │ - add r2, r2, r2, lsr #31 │ │ │ │ - sub r3, r3, r1 │ │ │ │ + sub sl, r3, sl │ │ │ │ + sub r3, r3, r2 │ │ │ │ + add sl, sl, sl, lsr #31 │ │ │ │ add r3, r3, r3, lsr #31 │ │ │ │ - asr r2, r2, #1 │ │ │ │ + asr r2, sl, #1 │ │ │ │ asr r3, r3, #1 │ │ │ │ - str r2, [sp, #36] @ 0x24 │ │ │ │ - b 8a624 │ │ │ │ - ldr r1, [sp, #52] @ 0x34 │ │ │ │ - add r1, r1, r3 │ │ │ │ - cmp r2, r1 │ │ │ │ - bge 8a6a0 │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - ldr ip, [sp, #44] @ 0x2c │ │ │ │ - ldr r2, [r8, #32] │ │ │ │ - ldr lr, [sp, #56] @ 0x38 │ │ │ │ - add r2, r2, r2, lsr #31 │ │ │ │ - asr r2, r2, #1 │ │ │ │ - add r1, ip, r6 │ │ │ │ - rsb r2, r2, #0 │ │ │ │ - add ip, ip, lr │ │ │ │ - add r1, r1, r2 │ │ │ │ - sub r2, ip, r2 │ │ │ │ - cmp r0, r2 │ │ │ │ - movlt r2, #1 │ │ │ │ - movge r2, #0 │ │ │ │ - cmp r0, r1 │ │ │ │ - movlt r2, #0 │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 8a6a0 │ │ │ │ - sub r0, r0, r1 │ │ │ │ - ldr r1, [sp, #32] │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ - blx 1c6508 │ │ │ │ - cmp r4, #0 │ │ │ │ - beq 8aadc │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - mov r2, r4 │ │ │ │ - mov ip, #0 │ │ │ │ - ldrb r1, [r2, #12] │ │ │ │ - cmp r1, #0 │ │ │ │ - bne 8aa3c │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ + b 8e8f8 │ │ │ │ + ldr ip, [sp, #56] @ 0x38 │ │ │ │ + add ip, ip, r3 │ │ │ │ cmp r0, ip │ │ │ │ - beq 8aacc │ │ │ │ - add ip, ip, #1 │ │ │ │ - ldr r2, [r2, #4] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 8aa24 │ │ │ │ - str r2, [r7] │ │ │ │ - b 8a6b0 │ │ │ │ - sub r1, r9, ip │ │ │ │ - cmp r1, r0 │ │ │ │ - sublt ip, r9, r0 │ │ │ │ - biclt ip, ip, ip, asr #31 │ │ │ │ - b 8a5b0 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ + bge 8e974 │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + ldr r0, [sp, #48] @ 0x30 │ │ │ │ + ldr ip, [sp, #60] @ 0x3c │ │ │ │ + add lr, r0, r6 │ │ │ │ + add ip, r0, ip │ │ │ │ + ldr r0, [r7, #32] │ │ │ │ + add r0, r0, r0, lsr #31 │ │ │ │ + asr r0, r0, #1 │ │ │ │ + rsb r0, r0, #0 │ │ │ │ + add lr, lr, r0 │ │ │ │ + sub r0, ip, r0 │ │ │ │ + cmp r2, r0 │ │ │ │ + movlt r0, #1 │ │ │ │ + movge r0, #0 │ │ │ │ + cmp r2, lr │ │ │ │ + movlt r0, #0 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 8e974 │ │ │ │ + ldr r0, [sp, #36] @ 0x24 │ │ │ │ + sub r2, r2, lr │ │ │ │ + cmp r4, #0 │ │ │ │ + sdiv r2, r2, r0 │ │ │ │ + beq 8ed98 │ │ │ │ + mov r0, r4 │ │ │ │ + mov lr, #0 │ │ │ │ + ldrb ip, [r0, #12] │ │ │ │ + cmp ip, #0 │ │ │ │ + bne 8ece0 │ │ │ │ + cmp r2, lr │ │ │ │ + beq 8ed88 │ │ │ │ + add lr, lr, #1 │ │ │ │ + ldr r0, [r0, #4] │ │ │ │ + cmp r0, #0 │ │ │ │ + bne 8ecc8 │ │ │ │ + str r0, [r1] │ │ │ │ + b 8e984 │ │ │ │ + sub r3, fp, lr │ │ │ │ + cmp r3, ip │ │ │ │ + sublt lr, fp, ip │ │ │ │ + biclt lr, lr, lr, asr #31 │ │ │ │ + b 8e888 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ mov ip, #17 │ │ │ │ ldr r2, [r3, #36] @ 0x24 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r2, r2, r2, lsr #31 │ │ │ │ asr r2, r2, #1 │ │ │ │ - b 8a944 │ │ │ │ - ldr r3, [r1] │ │ │ │ + b 8ebf4 │ │ │ │ + ldr r3, [ip] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 8aa9c │ │ │ │ - b 8aabc │ │ │ │ + bne 8ed40 │ │ │ │ + b 8ed78 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 8aabc │ │ │ │ - ldrb r2, [r3, #12] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 8aa90 │ │ │ │ - b 8a458 │ │ │ │ - mov r9, r4 │ │ │ │ - mov r2, r4 │ │ │ │ - str r4, [sp, #60] @ 0x3c │ │ │ │ - b 8a500 │ │ │ │ - str r3, [sp, #28] │ │ │ │ - b 8a45c │ │ │ │ - mov r4, r1 │ │ │ │ - b 8a5f0 │ │ │ │ - str r2, [r8, #4] │ │ │ │ - str r1, [r7] │ │ │ │ - b 8a6b0 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - str r4, [r7] │ │ │ │ - b 8a3d0 │ │ │ │ - mlaeq fp, r8, pc, r3 @ │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq r3, fp, ip, lsl #31 │ │ │ │ - andeq r1, r0, r0, lsr #21 │ │ │ │ - eoreq r3, fp, r8, ror #29 │ │ │ │ - andeq r1, r0, r8, ror #15 │ │ │ │ - andeq r1, r0, r4, asr #15 │ │ │ │ - andeq r1, r0, r4, lsl #19 │ │ │ │ - strhteq r3, [ip], -r0 │ │ │ │ - eoreq r3, ip, r8, asr r5 │ │ │ │ - ldr r3, [pc, #516] @ 8ad18 │ │ │ │ + beq 8ed78 │ │ │ │ + ldrb r0, [r3, #12] │ │ │ │ + cmp r0, #0 │ │ │ │ + bne 8ed34 │ │ │ │ + b 8e74c │ │ │ │ + mov fp, r4 │ │ │ │ + mov r3, r4 │ │ │ │ + mov sl, r4 │ │ │ │ + b 8e7f4 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + ldr r3, [r3, #36] @ 0x24 │ │ │ │ + sub r3, r3, ip │ │ │ │ + add r3, r3, r3, lsr #31 │ │ │ │ + asr r3, r3, #1 │ │ │ │ + b 8eba0 │ │ │ │ + str r3, [sp, #32] │ │ │ │ + b 8e750 │ │ │ │ + mov r4, ip │ │ │ │ + b 8e8c8 │ │ │ │ + str ip, [r1] │ │ │ │ + str r0, [r7, #4] │ │ │ │ + b 8e984 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + str r4, [r1] │ │ │ │ + b 8e6b0 │ │ │ │ + ldrdeq pc, [ip], -r8 @ │ │ │ │ + muleq r0, ip, ip │ │ │ │ + ldrdeq pc, [ip], -r0 @ │ │ │ │ + andeq r1, r0, ip, lsl #21 │ │ │ │ + eoreq pc, ip, r8, lsl ip @ │ │ │ │ + ldrdeq r1, [r0], -r4 │ │ │ │ + @ instruction: 0x000017b0 │ │ │ │ + strdeq pc, [sp], -r8 @ │ │ │ │ + andeq r1, r0, r0, ror r9 │ │ │ │ + eoreq pc, sp, r8, ror r2 @ │ │ │ │ + ldr r3, [pc, #532] @ 8efe4 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #11 │ │ │ │ - bhi 8ab28 │ │ │ │ + bhi 8ee0c │ │ │ │ ldrb r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop {0} │ │ │ │ + ldr r3, [pc, #508] @ 8efe8 │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r3] │ │ │ │ + ldr r2, [r3, #8] │ │ │ │ + cmp r1, r2 │ │ │ │ + blt 8ee0c │ │ │ │ + ldr ip, [r3, #16] │ │ │ │ + add r2, r2, ip │ │ │ │ + cmp r1, r2 │ │ │ │ + blt 8efb4 │ │ │ │ bx lr │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1 │ │ │ │ strd r2, [r0, #28] │ │ │ │ bx lr │ │ │ │ ldr r3, [r0, #24] │ │ │ │ ldr r2, [r3] │ │ │ │ str r2, [r3, #4] │ │ │ │ bx lr │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - bxeq lr │ │ │ │ + beq 8ee0c │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 8ab5c │ │ │ │ + bne 8ee40 │ │ │ │ str r2, [r1, #4] │ │ │ │ bx lr │ │ │ │ ldr ip, [r0, #24] │ │ │ │ ldr r1, [ip, #4] │ │ │ │ cmp r1, #0 │ │ │ │ - bxeq lr │ │ │ │ - mov r2, #0 │ │ │ │ - b 8aba0 │ │ │ │ + movne r3, #0 │ │ │ │ + bne 8ee84 │ │ │ │ + b 8efe0 │ │ │ │ ldr r0, [ip, #40] @ 0x28 │ │ │ │ - cmp r0, r2 │ │ │ │ - ble 8abac │ │ │ │ - add r2, r2, #1 │ │ │ │ - mov r1, r3 │ │ │ │ - ldr r3, [r1] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 8ab8c │ │ │ │ + cmp r0, r3 │ │ │ │ + add r3, r3, #1 │ │ │ │ + ble 8ee90 │ │ │ │ + mov r1, r2 │ │ │ │ + ldr r2, [r1] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 8ee70 │ │ │ │ str r1, [ip, #4] │ │ │ │ bx lr │ │ │ │ ldr ip, [r0, #24] │ │ │ │ ldr r1, [ip, #4] │ │ │ │ cmp r1, #0 │ │ │ │ - bxeq lr │ │ │ │ - mov r2, #0 │ │ │ │ - b 8abe0 │ │ │ │ + movne r3, #0 │ │ │ │ + bne 8eec4 │ │ │ │ + b 8efdc │ │ │ │ ldr r0, [ip, #40] @ 0x28 │ │ │ │ - cmp r0, r2 │ │ │ │ - ble 8abac │ │ │ │ - add r2, r2, #1 │ │ │ │ - mov r1, r3 │ │ │ │ - ldr r3, [r1, #4] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 8abcc │ │ │ │ - b 8abac │ │ │ │ + cmp r0, r3 │ │ │ │ + add r3, r3, #1 │ │ │ │ + ble 8ee90 │ │ │ │ + mov r1, r2 │ │ │ │ + ldr r2, [r1, #4] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 8eeb0 │ │ │ │ + b 8ee90 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ - b 8ac0c │ │ │ │ + b 8eef0 │ │ │ │ str r3, [r1, #4] │ │ │ │ ldrb r2, [r3, #12] │ │ │ │ cmp r2, #0 │ │ │ │ - bxeq lr │ │ │ │ + beq 8ee0c │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 8abfc │ │ │ │ + bne 8eee0 │ │ │ │ ldr r3, [r2, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 8ac3c │ │ │ │ + beq 8ef20 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 8ac28 │ │ │ │ + bne 8ef0c │ │ │ │ str r2, [r1, #4] │ │ │ │ ldrb r3, [r2, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - bxeq lr │ │ │ │ + beq 8ee0c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ - ldr r3, [r3] │ │ │ │ - cmp r3, #0 │ │ │ │ - bxeq lr │ │ │ │ + b 8ef44 │ │ │ │ str r3, [r1, #4] │ │ │ │ ldrb r2, [r3, #12] │ │ │ │ cmp r2, #0 │ │ │ │ - bne 8ac4c │ │ │ │ + beq 8ee0c │ │ │ │ + ldr r3, [r3] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 8ef34 │ │ │ │ bx lr │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ - b 8ac88 │ │ │ │ + b 8ef70 │ │ │ │ str r3, [r1, #4] │ │ │ │ ldrb r2, [r3, #12] │ │ │ │ cmp r2, #0 │ │ │ │ - bxeq lr │ │ │ │ + beq 8ee0c │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 8ac78 │ │ │ │ + bne 8ef60 │ │ │ │ ldr r3, [r1] │ │ │ │ str r3, [r1, #4] │ │ │ │ ldrb r2, [r3, #12] │ │ │ │ cmp r2, #0 │ │ │ │ - bxeq lr │ │ │ │ - ldr r3, [r3, #4] │ │ │ │ - cmp r3, #0 │ │ │ │ - bxeq lr │ │ │ │ + bne 8efa4 │ │ │ │ + bx lr │ │ │ │ str r3, [r1, #4] │ │ │ │ ldrb r2, [r3, #12] │ │ │ │ cmp r2, #0 │ │ │ │ - bne 8aca8 │ │ │ │ + beq 8ee0c │ │ │ │ + ldr r3, [r3, #4] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 8ef94 │ │ │ │ bx lr │ │ │ │ - ldr r3, [pc, #76] @ 8ad1c │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r3] │ │ │ │ - ldr r2, [r3, #8] │ │ │ │ - cmp r1, r2 │ │ │ │ - bxlt lr │ │ │ │ - ldr ip, [r3, #16] │ │ │ │ - add r2, r2, ip │ │ │ │ - cmp r1, r2 │ │ │ │ - bxge lr │ │ │ │ ldr r1, [r3, #4] │ │ │ │ ldr r2, [r3, #12] │ │ │ │ cmp r1, r2 │ │ │ │ - bxlt lr │ │ │ │ + blt 8ee0c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ add r2, r2, r3 │ │ │ │ cmp r1, r2 │ │ │ │ - bxge lr │ │ │ │ + bge 8ee0c │ │ │ │ mov r1, #2 │ │ │ │ - b 864cc │ │ │ │ - @ instruction: 0x001ce8b6 │ │ │ │ - eoreq r2, ip, r8, asr #30 │ │ │ │ + b 8a490 │ │ │ │ + bx lr │ │ │ │ + bx lr │ │ │ │ + andseq ip, sp, sl, asr #16 │ │ │ │ + eoreq lr, sp, ip, lsr #28 │ │ │ │ cmp r1, #255 @ 0xff │ │ │ │ - bgt 8adb8 │ │ │ │ + bgt 8f098 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 22934 <__ctype_b_loc@plt> │ │ │ │ - lsl r3, r4, #1 │ │ │ │ + bl 22890 <__ctype_b_loc@plt> │ │ │ │ ldr r2, [r0] │ │ │ │ + lsl r3, r4, #1 │ │ │ │ ldrh r3, [r2, r3] │ │ │ │ ands r0, r3, #8 │ │ │ │ - popeq {r4, r5, r6, pc} │ │ │ │ + beq 8f088 │ │ │ │ ldr r1, [r5, #24] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ - b 8ad74 │ │ │ │ + b 8f048 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldrb r2, [r2] │ │ │ │ cmp r2, r4 │ │ │ │ - beq 8adac │ │ │ │ + beq 8f080 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 8ad64 │ │ │ │ + bne 8f038 │ │ │ │ ldr r3, [r1] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 8ad9c │ │ │ │ - b 8adb0 │ │ │ │ + bne 8f070 │ │ │ │ + b 8f084 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 8adb0 │ │ │ │ + beq 8f084 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldrb r2, [r2] │ │ │ │ cmp r2, r4 │ │ │ │ - bne 8ad90 │ │ │ │ + bne 8f064 │ │ │ │ str r3, [r1, #4] │ │ │ │ mov r0, #1 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r2, [r0, #24] │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ ldr r3, [r2] │ │ │ │ - add r0, r0, #1 │ │ │ │ + ldr r0, [r2, #8] │ │ │ │ cmp r3, #0 │ │ │ │ + add r0, r0, #1 │ │ │ │ str r0, [r2, #8] │ │ │ │ - beq 8adf8 │ │ │ │ + beq 8f0d8 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 8addc │ │ │ │ + bne 8f0bc │ │ │ │ str r1, [r2, #4] │ │ │ │ str r2, [r1] │ │ │ │ bx lr │ │ │ │ - str r1, [r2, #4] │ │ │ │ str r1, [r2] │ │ │ │ + str r1, [r2, #4] │ │ │ │ bx lr │ │ │ │ ldr r3, [r0, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bxne lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - mov r1, #72 @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ + mov r1, #72 @ 0x48 │ │ │ │ mov r0, #1 │ │ │ │ - bl 25460 │ │ │ │ + bl 2538c │ │ │ │ str r0, [r4, #24] │ │ │ │ - pop {r4, pc} │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r3, [pc, #80] @ 8aea0 │ │ │ │ + ldr r3, [pc, #92] @ 8f1a0 │ │ │ │ subs r5, r1, #0 │ │ │ │ - add r3, pc, r3 │ │ │ │ mov r6, r0 │ │ │ │ - beq 8ae94 │ │ │ │ + add r3, pc, r3 │ │ │ │ + beq 8f194 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ ldr r4, [r3] │ │ │ │ cmp r4, #0 │ │ │ │ - beq 8ae84 │ │ │ │ + beq 8f178 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ blx r5 │ │ │ │ cmp r4, #0 │ │ │ │ - bne 8ae6c │ │ │ │ + bne 8f160 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ mov r2, #0 │ │ │ │ - str r2, [r3, #4] │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ str r2, [r3] │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - ldr r2, [pc, #8] @ 8aea4 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r2, [pc, #8] @ 8f1a4 │ │ │ │ ldr r5, [r3, r2] │ │ │ │ - b 8ae5c │ │ │ │ - eoreq r3, fp, r0, ror r4 │ │ │ │ - andeq r1, r0, r0, lsl ip │ │ │ │ - ldr r1, [pc, #4] @ 8aeb4 │ │ │ │ + b 8f150 │ │ │ │ + eoreq pc, ip, r8, lsl #3 │ │ │ │ + strdeq r1, [r0], -ip │ │ │ │ + ldr r1, [pc, #4] @ 8f1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 8ae38 │ │ │ │ + b 8f124 │ │ │ │ andeq r0, r0, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - pop {r4, lr} │ │ │ │ - b 24c8c │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #8 │ │ │ │ + b 24bb8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [r1, #20] │ │ │ │ - ldr r3, [r0] │ │ │ │ - cmp r1, #0 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ - beq 8b03c │ │ │ │ + ldr r3, [r0] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 8f37c │ │ │ │ mov r0, r3 │ │ │ │ - bl 2f8f4 │ │ │ │ + bl 2fd58 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ ldr r7, [r3, #76] @ 0x4c │ │ │ │ cmp r7, #0 │ │ │ │ - ldrne r7, [r3, #4] │ │ │ │ - subne r7, r7, r5 │ │ │ │ - clzne r7, r7 │ │ │ │ - lsrne r7, r7, #5 │ │ │ │ + beq 8f270 │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + sub r7, r7, r5 │ │ │ │ + clz r7, r7 │ │ │ │ + lsr r7, r7, #5 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 8aff4 │ │ │ │ + beq 8f324 │ │ │ │ ldrb r2, [r4] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 8aff4 │ │ │ │ + beq 8f324 │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ cmp r3, #0 │ │ │ │ movne r3, #0 │ │ │ │ strbne r3, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ - bl 240d4 │ │ │ │ + bl 2400c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 240d4 │ │ │ │ add r6, r6, r7, lsl #2 │ │ │ │ - add r6, r6, #3 │ │ │ │ + bl 2400c │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ - bl 24c8c │ │ │ │ + add r6, r6, #3 │ │ │ │ + bl 24bb8 │ │ │ │ add r0, r6, r8 │ │ │ │ - bl 24020 │ │ │ │ + bl 23f58 │ │ │ │ cmp r7, #0 │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ str r0, [r5, #8] │ │ │ │ - beq 8b02c │ │ │ │ - ldr r2, [pc, #144] @ 8b050 │ │ │ │ - ldr r3, [pc, #144] @ 8b054 │ │ │ │ + beq 8f36c │ │ │ │ + ldr r2, [pc, #180] @ 8f390 │ │ │ │ + ldr r1, [pc, #180] @ 8f394 │ │ │ │ add r2, pc, r2 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldr r3, [pc, #132] @ 8b058 │ │ │ │ - stm sp, {r1, r2, r4} │ │ │ │ - add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [sp] │ │ │ │ + ldr r3, [pc, #168] @ 8f398 │ │ │ │ + stmib sp, {r2, r4} │ │ │ │ mvn r2, #0 │ │ │ │ + str r1, [sp, #12] │ │ │ │ mov r1, #1 │ │ │ │ - bl 21bf0 <__sprintf_chk@plt> │ │ │ │ + add r3, pc, r3 │ │ │ │ + bl 21b58 <__sprintf_chk@plt> │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ - pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 24c8c │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + ldr lr, [sp, #20] │ │ │ │ + add sp, sp, #24 │ │ │ │ + b 24bb8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 8b01c │ │ │ │ + beq 8f35c │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #12] │ │ │ │ add sp, sp, #16 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r0, [r3, #80] @ 0x50 │ │ │ │ - bl 21f74 │ │ │ │ + bl 21edc │ │ │ │ mov r4, r0 │ │ │ │ - b 8af78 │ │ │ │ - ldr r2, [pc, #40] @ 8b05c │ │ │ │ + b 8f294 │ │ │ │ + ldr r2, [pc, #40] @ 8f39c │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r3, r2 │ │ │ │ - b 8afc8 │ │ │ │ + mov r1, r2 │ │ │ │ + b 8f2e4 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ mov r1, r3 │ │ │ │ - bl 2f84c │ │ │ │ + bl 2fca8 │ │ │ │ mov r4, r0 │ │ │ │ - b 8af38 │ │ │ │ - andseq r2, r5, r4, asr #2 │ │ │ │ - andseq r2, r5, r4, asr #2 │ │ │ │ - andseq r2, r5, r8, lsr r1 │ │ │ │ - andseq r1, r4, ip, lsl r3 │ │ │ │ + b 8f250 │ │ │ │ + andseq r0, r6, r8, ror r0 │ │ │ │ + andseq r0, r6, r8, ror r0 │ │ │ │ + andseq r0, r6, r0, rrx │ │ │ │ + andseq pc, r4, ip, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ - ldr r2, [pc, #1020] @ 8b474 │ │ │ │ + ldr r4, [pc, #1036] @ 8f7d4 │ │ │ │ + sub sp, sp, #60 @ 0x3c │ │ │ │ + ldr lr, [pc, #1032] @ 8f7d8 │ │ │ │ + ldr ip, [pc, #1032] @ 8f7dc │ │ │ │ + add r4, pc, r4 │ │ │ │ + ldr r2, [pc, #1028] @ 8f7e0 │ │ │ │ + ldr r3, [pc, #1028] @ 8f7e4 │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr lr, [r4, lr] │ │ │ │ subs r4, r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #1012] @ 8b478 │ │ │ │ - sub sp, sp, #60 @ 0x3c │ │ │ │ - str r2, [r0, #4] │ │ │ │ - ldr r2, [pc, #1004] @ 8b47c │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [pc, #1000] @ 8b480 │ │ │ │ - ldr r2, [r1, r2] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - str r2, [sp, #52] @ 0x34 │ │ │ │ - mov r2, #0 │ │ │ │ - str r3, [r0, #8] │ │ │ │ - ldr r3, [pc, #976] @ 8b484 │ │ │ │ - ldr fp, [pc, #976] @ 8b488 │ │ │ │ + ldr fp, [pc, #1012] @ 8f7e8 │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr lr, [lr] │ │ │ │ + str lr, [sp, #52] @ 0x34 │ │ │ │ + mov lr, #0 │ │ │ │ + str ip, [r0, #4] │ │ │ │ + str r2, [r0, #8] │ │ │ │ add fp, pc, fp │ │ │ │ str r3, [r0, #16] │ │ │ │ - beq 8b43c │ │ │ │ + beq 8f79c │ │ │ │ mov r8, r0 │ │ │ │ - bl 8ae04 │ │ │ │ + ldr sl, [pc, #972] @ 8f7ec │ │ │ │ + mov r5, #0 │ │ │ │ + bl 8f0e4 │ │ │ │ str r4, [sp, #32] │ │ │ │ - bl a0c54 │ │ │ │ - ldr r3, [pc, #944] @ 8b48c │ │ │ │ - ldr sl, [pc, #944] @ 8b490 │ │ │ │ + add r6, sp, #32 │ │ │ │ + add r7, sp, #44 @ 0x2c │ │ │ │ + bl a6078 │ │ │ │ + add r3, sp, #40 @ 0x28 │ │ │ │ + mov r9, r0 │ │ │ │ + add sl, pc, sl │ │ │ │ + str r3, [sp, #20] │ │ │ │ + ldr r3, [pc, #932] @ 8f7f0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #24] │ │ │ │ - ldr r3, [pc, #936] @ 8b494 │ │ │ │ - mov r5, #0 │ │ │ │ + ldr r3, [pc, #924] @ 8f7f4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ - add r3, sp, #40 @ 0x28 │ │ │ │ - str r3, [sp, #20] │ │ │ │ add r3, sp, #36 @ 0x24 │ │ │ │ - add sl, pc, sl │ │ │ │ - add r6, sp, #32 │ │ │ │ - add r7, sp, #44 @ 0x2c │ │ │ │ str r3, [sp, #16] │ │ │ │ - mov r9, r0 │ │ │ │ - b 8b198 │ │ │ │ + b 8f4e8 │ │ │ │ mov r0, sl │ │ │ │ - bl a0b70 │ │ │ │ + bl a5f64 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 8b2e8 │ │ │ │ + beq 8f634 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ mov r0, #1 │ │ │ │ - bl 25460 │ │ │ │ - ldr r1, [sp, #44] @ 0x2c │ │ │ │ + bl 2538c │ │ │ │ mov r5, r0 │ │ │ │ - str r4, [r0, #32] │ │ │ │ - ldr r0, [pc, #848] @ 8b498 │ │ │ │ + ldr r0, [pc, #872] @ 8f7f8 │ │ │ │ + ldr r1, [sp, #44] @ 0x2c │ │ │ │ + str r4, [r5, #32] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl a0b70 │ │ │ │ + bl a5f64 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r5, #8] │ │ │ │ - beq 8b37c │ │ │ │ + beq 8f6dc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 8adc0 │ │ │ │ mov r4, #0 │ │ │ │ + bl 8f0a0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 24c8c │ │ │ │ - ldr r3, [pc, #788] @ 8b49c │ │ │ │ + bl 24bb8 │ │ │ │ + ldr r3, [pc, #804] @ 8f7fc │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ - str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ - bl a0b10 │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - ldr r2, [sp, #16] │ │ │ │ + str r3, [sp, #12] │ │ │ │ + bl a5ef0 │ │ │ │ + ldrd r2, [sp, #16] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str r7, [sp] │ │ │ │ - bl a0eb4 │ │ │ │ + bl a6314 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 8b32c │ │ │ │ - beq 8b38c │ │ │ │ - mov r1, sl │ │ │ │ + blt 8f678 │ │ │ │ + beq 8f6ec │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 251c0 │ │ │ │ - ldr r1, [sp, #44] @ 0x2c │ │ │ │ + mov r1, sl │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - beq 8b118 │ │ │ │ + ldr r1, [sp, #44] @ 0x2c │ │ │ │ + beq 8f468 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl a0b70 │ │ │ │ + bl a5f64 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - beq 8b2b4 │ │ │ │ + beq 8f600 │ │ │ │ ldr r3, [r8] │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ mov r1, #8 │ │ │ │ - bl 2f808 │ │ │ │ + bl 2fc64 │ │ │ │ cmp r0, #0 │ │ │ │ - ble 8b3d4 │ │ │ │ - ldr r0, [pc, #656] @ 8b4a0 │ │ │ │ + ble 8f734 │ │ │ │ + ldr r0, [pc, #676] @ 8f800 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl a0b70 │ │ │ │ + bl a5f64 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ mov r0, #1 │ │ │ │ - bl 25460 │ │ │ │ + bl 2538c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ - ldr r1, [sp, #44] @ 0x2c │ │ │ │ - str r3, [r0, #24] │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r5, r0 │ │ │ │ - str r4, [r0, #20] │ │ │ │ - str r3, [r0, #28] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl a0b70 │ │ │ │ + str r4, [r5, #20] │ │ │ │ + ldr r1, [sp, #44] @ 0x2c │ │ │ │ + str r3, [r5, #24] │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + str r3, [r5, #28] │ │ │ │ + bl a5f64 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r5, #16] │ │ │ │ - beq 8b310 │ │ │ │ - ldr r0, [pc, #580] @ 8b4a4 │ │ │ │ + beq 8f65c │ │ │ │ + ldr r0, [pc, #600] @ 8f804 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl a0b70 │ │ │ │ + bl a5f64 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 8b2a4 │ │ │ │ + beq 8f5f0 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #49 @ 0x31 │ │ │ │ - beq 8b300 │ │ │ │ - ldr r1, [pc, #548] @ 8b4a8 │ │ │ │ + beq 8f64c │ │ │ │ + ldr r1, [pc, #568] @ 8f808 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 21df4 │ │ │ │ + bl 21d5c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 8b408 │ │ │ │ + bne 8f768 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r5, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 8af00 │ │ │ │ - b 8b158 │ │ │ │ - ldr r0, [pc, #496] @ 8b4ac │ │ │ │ + bl 8f20c │ │ │ │ + b 8f4a8 │ │ │ │ + ldr r0, [pc, #516] @ 8f80c │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl a0b70 │ │ │ │ + bl a5f64 │ │ │ │ subs r4, r0, #0 │ │ │ │ - bne 8b21c │ │ │ │ - ldr r2, [pc, #476] @ 8b4b0 │ │ │ │ + bne 8f568 │ │ │ │ + ldr r2, [pc, #496] @ 8f810 │ │ │ │ + mov r1, #2 │ │ │ │ + mov r0, #40 @ 0x28 │ │ │ │ ldr r3, [r9] │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 8f4b8 │ │ │ │ + ldr r2, [pc, #472] @ 8f814 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, #40 @ 0x28 │ │ │ │ - bl ab6e0 │ │ │ │ - b 8b168 │ │ │ │ - ldr r2, [pc, #452] @ 8b4b4 │ │ │ │ - mov r1, #2 │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r0, #40 @ 0x28 │ │ │ │ - bl ab6e0 │ │ │ │ - b 8b168 │ │ │ │ + bl b155c │ │ │ │ + b 8f4b8 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 8b294 │ │ │ │ - b 8b27c │ │ │ │ + beq 8f5e0 │ │ │ │ + b 8f5c8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 8b3fc │ │ │ │ + beq 8f75c │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 21f74 │ │ │ │ + bl 21edc │ │ │ │ str r0, [r5, #16] │ │ │ │ - b 8b258 │ │ │ │ - ldr r2, [pc, #388] @ 8b4b8 │ │ │ │ - ldr r3, [r9] │ │ │ │ - add r2, pc, r2 │ │ │ │ + b 8f5a4 │ │ │ │ + ldr r2, [pc, #408] @ 8f818 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, #40 @ 0x28 │ │ │ │ - bl ab6e0 │ │ │ │ + ldr r3, [r9] │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r0, r9 │ │ │ │ - bl a0c60 │ │ │ │ + bl a6084 │ │ │ │ mvn r0, #0 │ │ │ │ - ldr r2, [pc, #356] @ 8b4bc │ │ │ │ - ldr r3, [pc, #288] @ 8b47c │ │ │ │ + ldr r2, [pc, #376] @ 8f81c │ │ │ │ + ldr r3, [pc, #304] @ 8f7d8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 8b470 │ │ │ │ + bne 8f7d0 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r0, [r5, #32] │ │ │ │ - bl 21f74 │ │ │ │ + bl 21edc │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 8b158 │ │ │ │ + b 8f4a8 │ │ │ │ mov r0, r9 │ │ │ │ - bl a0c60 │ │ │ │ + bl a6084 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 8b458 │ │ │ │ + beq 8f7b8 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ mov r0, #1 │ │ │ │ - bl 25460 │ │ │ │ + bl 2538c │ │ │ │ mov r4, r0 │ │ │ │ - ldr r0, [pc, #268] @ 8b4c0 │ │ │ │ + ldr r0, [pc, #268] @ 8f820 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 21f74 │ │ │ │ - mov r1, r4 │ │ │ │ + bl 21edc │ │ │ │ mov r3, r0 │ │ │ │ - str r3, [r4, #8] │ │ │ │ + mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 8adc0 │ │ │ │ + str r3, [r4, #8] │ │ │ │ + bl 8f0a0 │ │ │ │ mov r0, #1 │ │ │ │ - b 8b350 │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - ldr r2, [pc, #228] @ 8b4c4 │ │ │ │ + b 8f69c │ │ │ │ ldr r3, [r9] │ │ │ │ - str r3, [sp] │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r4 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, #40 @ 0x28 │ │ │ │ - bl ab6e0 │ │ │ │ - b 8b168 │ │ │ │ - ldr r0, [pc, #196] @ 8b4c8 │ │ │ │ + ldr r4, [sp, #12] │ │ │ │ + ldr r2, [pc, #216] @ 8f824 │ │ │ │ + str r3, [sp] │ │ │ │ + mov r3, r4 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 8f4b8 │ │ │ │ + ldr r0, [pc, #196] @ 8f828 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 8b320 │ │ │ │ - ldr r1, [pc, #188] @ 8b4cc │ │ │ │ + b 8f66c │ │ │ │ + ldr r1, [pc, #188] @ 8f82c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 21df4 │ │ │ │ + bl 21d5c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 8b294 │ │ │ │ - ldr r1, [pc, #168] @ 8b4d0 │ │ │ │ + beq 8f5e0 │ │ │ │ + ldr r1, [pc, #168] @ 8f830 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 21df4 │ │ │ │ + bl 21d5c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 8b294 │ │ │ │ - b 8b29c │ │ │ │ - ldr r2, [pc, #144] @ 8b4d4 │ │ │ │ + beq 8f5e0 │ │ │ │ + b 8f5e8 │ │ │ │ + ldr r2, [pc, #144] @ 8f834 │ │ │ │ mov r0, #40 @ 0x28 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r0, r4 │ │ │ │ - b 8b350 │ │ │ │ - ldr r2, [pc, #120] @ 8b4d8 │ │ │ │ + b 8f69c │ │ │ │ + ldr r2, [pc, #120] @ 8f838 │ │ │ │ mov r1, #2 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #40 @ 0x28 │ │ │ │ - bl ab6e0 │ │ │ │ - b 8b39c │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - andeq r0, r0, ip, asr r4 │ │ │ │ - eoreq r3, fp, r4, lsr r2 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - andeq r0, r0, r0, asr #9 │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ - eoreq r3, fp, r8, lsl #4 │ │ │ │ - andseq r2, r5, r4, lsr #1 │ │ │ │ - andseq r2, r5, r4, asr r1 │ │ │ │ - andseq r4, r7, r4, lsl #31 │ │ │ │ - andseq r4, r7, ip, lsr #30 │ │ │ │ - andeq r1, r0, r0, lsl ip │ │ │ │ - @ instruction: 0x00151fbc │ │ │ │ - andseq r1, r5, ip, asr #31 │ │ │ │ - andseq r1, r5, ip, asr #19 │ │ │ │ - andseq r1, r5, r0, lsl pc │ │ │ │ - @ instruction: 0x00151efc │ │ │ │ - andseq r1, r5, r8, asr lr │ │ │ │ - andseq r1, r5, r0, asr r7 │ │ │ │ - eoreq r2, fp, r8, ror #30 │ │ │ │ - mulseq r5, r0, sp │ │ │ │ - andseq r1, r5, r8, lsr #27 │ │ │ │ - andseq r5, r7, r4, lsl #27 │ │ │ │ - andseq r1, r5, r8, lsr #28 │ │ │ │ - andseq r3, r4, r0, asr #26 │ │ │ │ - @ instruction: 0x00151cd4 │ │ │ │ - @ instruction: 0x001518d0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 8f6fc │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eoreq lr, ip, r0, lsl #30 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + andeq r0, r0, r8, asr r4 │ │ │ │ + andeq r0, r0, r4, ror #9 │ │ │ │ + @ instruction: 0xfffffdb0 │ │ │ │ + eoreq lr, ip, r8, asr #29 │ │ │ │ + andseq r0, r6, r8, rrx │ │ │ │ + andseq pc, r5, r8, lsl #31 │ │ │ │ + andseq r2, r8, ip, ror #28 │ │ │ │ + andseq r2, r8, ip, lsr #28 │ │ │ │ + strdeq r1, [r0], -ip │ │ │ │ + andseq pc, r5, r0, asr #29 │ │ │ │ + @ instruction: 0x0015fed0 │ │ │ │ + @ instruction: 0x0015f8d0 │ │ │ │ + andseq pc, r5, r4, lsl lr @ │ │ │ │ + @ instruction: 0x0015fdf8 │ │ │ │ + andseq pc, r5, r8, asr sp @ │ │ │ │ + andseq pc, r5, ip, asr #12 │ │ │ │ + eoreq lr, ip, ip, lsr #24 │ │ │ │ + andseq pc, r5, r0, lsl #25 │ │ │ │ + andseq pc, r5, ip, lsl #25 │ │ │ │ + andseq r3, r8, r4, ror ip │ │ │ │ + andseq pc, r5, r8, lsl sp @ │ │ │ │ + andseq r1, r5, r0, lsr ip │ │ │ │ + andseq pc, r5, r0, asr #23 │ │ │ │ + @ instruction: 0x0015f7bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #24] │ │ │ │ mov r5, r0 │ │ │ │ - ldr r4, [r3] │ │ │ │ mov r6, r1 │ │ │ │ + ldr r4, [r3] │ │ │ │ cmp r4, #0 │ │ │ │ - bne 8b524 │ │ │ │ - b 8b550 │ │ │ │ + bne 8f88c │ │ │ │ + b 8f8b8 │ │ │ │ ldr r3, [r4, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 8b518 │ │ │ │ - bl 8af00 │ │ │ │ + beq 8f880 │ │ │ │ + bl 8f20c │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ - beq 8b550 │ │ │ │ + beq 8f8b8 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ mov r1, r4 │ │ │ │ - cmp r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bne 8b508 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 8f870 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 8b508 │ │ │ │ + bne 8f870 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ - bne 8b524 │ │ │ │ + bne 8f88c │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - b 8a2f4 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #16 │ │ │ │ + b 8e5c4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #24] │ │ │ │ - ldr r6, [pc, #828] @ 8b8b8 │ │ │ │ + sub sp, sp, #8 │ │ │ │ + mov r4, r0 │ │ │ │ + ldr r6, [pc, #860] @ 8fc5c │ │ │ │ ldr r5, [r3, #4] │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r2, [r5, #28] │ │ │ │ - sub sp, sp, #8 │ │ │ │ cmp r2, #0 │ │ │ │ - mov r4, r0 │ │ │ │ - beq 8b5b0 │ │ │ │ - ldr r2, [pc, #800] @ 8b8bc │ │ │ │ + beq 8f92c │ │ │ │ + ldr r2, [pc, #840] @ 8fc60 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r1, #5 │ │ │ │ - bhi 8b5cc │ │ │ │ + bhi 8f948 │ │ │ │ ldrb r2, [r2, r1] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop {0} │ │ │ │ ldr r5, [r5, #32] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 8b778 │ │ │ │ + beq 8fb0c │ │ │ │ cmp r1, #2 │ │ │ │ - beq 8b7f0 │ │ │ │ + beq 8fb84 │ │ │ │ cmp r1, #5 │ │ │ │ - beq 8b7f0 │ │ │ │ + beq 8fb84 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - b 8ab0c │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ + add sp, sp, #16 │ │ │ │ + b 8edc8 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ - beq 8b5cc │ │ │ │ + beq 8f948 │ │ │ │ ldr r3, [r4] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #5 │ │ │ │ - bl 2f808 │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ + bl 2fc64 │ │ │ │ cmp r0, #0 │ │ │ │ - bgt 8b798 │ │ │ │ + bgt 8fb2c │ │ │ │ add sp, sp, #8 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ - beq 8b5cc │ │ │ │ + beq 8f948 │ │ │ │ ldr r3, [r4] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #4 │ │ │ │ - bl 2f808 │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ + bl 2fc64 │ │ │ │ cmp r0, #0 │ │ │ │ - ble 8b604 │ │ │ │ + ble 8f98c │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r5, [r3] │ │ │ │ cmp r5, #0 │ │ │ │ - bne 8b664 │ │ │ │ - b 8b604 │ │ │ │ + bne 8f9f8 │ │ │ │ + b 8f98c │ │ │ │ ldr r3, [r5, #24] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 8b658 │ │ │ │ - bl 8af00 │ │ │ │ + beq 8f9ec │ │ │ │ + bl 8f20c │ │ │ │ ldr r5, [r5, #4] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 8b604 │ │ │ │ + beq 8f98c │ │ │ │ ldr r3, [r5, #20] │ │ │ │ mov r1, r5 │ │ │ │ - cmp r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bne 8b654 │ │ │ │ - b 8b648 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 8f9e8 │ │ │ │ + b 8f9dc │ │ │ │ ldr r2, [r3, #76] @ 0x4c │ │ │ │ cmp r2, #0 │ │ │ │ - beq 8b5cc │ │ │ │ + beq 8f948 │ │ │ │ ldr r5, [r3] │ │ │ │ mov r2, #0 │ │ │ │ - cmp r5, r2 │ │ │ │ str r2, [r3, #76] @ 0x4c │ │ │ │ - bne 8b6b0 │ │ │ │ - b 8b7e4 │ │ │ │ - bl 8af00 │ │ │ │ + cmp r5, r2 │ │ │ │ + bne 8fa44 │ │ │ │ + b 8fb78 │ │ │ │ + bl 8f20c │ │ │ │ ldr r5, [r5, #4] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 8b7e0 │ │ │ │ + beq 8fb74 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ mov r1, r5 │ │ │ │ - cmp r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bne 8b6a0 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 8fa34 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 8b6a0 │ │ │ │ - b 8b6a4 │ │ │ │ + bne 8fa34 │ │ │ │ + b 8fa38 │ │ │ │ ldr r3, [r0] │ │ │ │ mov r2, #0 │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ mov r1, #2 │ │ │ │ - bl 2f808 │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ + bl 2fc64 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 8b604 │ │ │ │ + blt 8f98c │ │ │ │ ldr r2, [r5, #28] │ │ │ │ - ldr r3, [pc, #452] @ 8b8c0 │ │ │ │ + ldr r3, [pc, #468] @ 8fc64 │ │ │ │ ldr r2, [r2, #8] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 8b854 │ │ │ │ + beq 8fbf8 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r5, [r3] │ │ │ │ ldr r2, [r3, #76] @ 0x4c │ │ │ │ cmp r5, #0 │ │ │ │ clz r2, r2 │ │ │ │ lsr r2, r2, #5 │ │ │ │ str r2, [r3, #76] @ 0x4c │ │ │ │ - bne 8b760 │ │ │ │ + bne 8faf4 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 8b7e4 │ │ │ │ - ldr r1, [r3, #44] @ 0x2c │ │ │ │ - mov r2, #0 │ │ │ │ - str r1, [r3, #72] @ 0x48 │ │ │ │ - str r2, [r3, #44] @ 0x2c │ │ │ │ - b 8b604 │ │ │ │ + beq 8fb78 │ │ │ │ + ldr r2, [r3, #44] @ 0x2c │ │ │ │ + mov r1, #0 │ │ │ │ + str r1, [r3, #44] @ 0x2c │ │ │ │ + str r2, [r3, #72] @ 0x48 │ │ │ │ + b 8f98c │ │ │ │ ldr r3, [r5, #24] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 8b754 │ │ │ │ - bl 8af00 │ │ │ │ + beq 8fae8 │ │ │ │ + bl 8f20c │ │ │ │ ldr r5, [r5, #4] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 8b848 │ │ │ │ + beq 8fbec │ │ │ │ ldr r3, [r5, #20] │ │ │ │ mov r1, r5 │ │ │ │ - cmp r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bne 8b750 │ │ │ │ - b 8b744 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 8fae4 │ │ │ │ + b 8fad8 │ │ │ │ cmp r1, #2 │ │ │ │ - beq 8b788 │ │ │ │ + beq 8fb1c │ │ │ │ cmp r1, #5 │ │ │ │ - bne 8b5cc │ │ │ │ + bne 8f948 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1 │ │ │ │ strd r2, [r4, #28] │ │ │ │ - b 8b604 │ │ │ │ + b 8f98c │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r5, [r3] │ │ │ │ cmp r5, #0 │ │ │ │ - bne 8b7c8 │ │ │ │ - b 8b604 │ │ │ │ + bne 8fb5c │ │ │ │ + b 8f98c │ │ │ │ ldr r3, [r5, #24] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 8b7bc │ │ │ │ - bl 8af00 │ │ │ │ + beq 8fb50 │ │ │ │ + bl 8f20c │ │ │ │ ldr r5, [r5, #4] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 8b604 │ │ │ │ + beq 8f98c │ │ │ │ ldr r3, [r5, #20] │ │ │ │ mov r1, r5 │ │ │ │ - cmp r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bne 8b7b8 │ │ │ │ - b 8b7ac │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 8fb4c │ │ │ │ + b 8fb40 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r2, [r3, #72] @ 0x48 │ │ │ │ str r2, [r3, #44] @ 0x2c │ │ │ │ - b 8b604 │ │ │ │ + b 8f98c │ │ │ │ mov r0, r5 │ │ │ │ - bl 240d4 │ │ │ │ + bl 2400c │ │ │ │ add r0, r0, #11 │ │ │ │ - bl 24020 │ │ │ │ - ldr r3, [pc, #188] @ 8b8c4 │ │ │ │ + bl 23f58 │ │ │ │ + ldr r3, [pc, #204] @ 8fc68 │ │ │ │ + mov r4, r0 │ │ │ │ mvn r2, #0 │ │ │ │ - add r3, pc, r3 │ │ │ │ mov r1, #1 │ │ │ │ str r5, [sp] │ │ │ │ - mov r4, r0 │ │ │ │ - bl 21bf0 <__sprintf_chk@plt> │ │ │ │ + add r3, pc, r3 │ │ │ │ + bl 21b58 <__sprintf_chk@plt> │ │ │ │ mov r0, r4 │ │ │ │ - bl 3a5e0 │ │ │ │ - mov r5, r0 │ │ │ │ + bl 3b1d4 │ │ │ │ + mov r3, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r4, r3 │ │ │ │ + bl 24bb8 │ │ │ │ + cmp r4, #0 │ │ │ │ + beq 8f98c │ │ │ │ mov r0, r4 │ │ │ │ - bl 24c8c │ │ │ │ - cmp r5, #0 │ │ │ │ - beq 8b604 │ │ │ │ - mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - b 3b164 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ + add sp, sp, #16 │ │ │ │ + b 3bdc8 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r2, [r3, #76] @ 0x4c │ │ │ │ - b 8b728 │ │ │ │ + b 8fabc │ │ │ │ ldr r3, [r4] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #4 │ │ │ │ - bl 2f808 │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ + bl 2fc64 │ │ │ │ cmp r0, #0 │ │ │ │ - ble 8b604 │ │ │ │ + ble 8f98c │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r5, [r3] │ │ │ │ cmp r5, #0 │ │ │ │ - bne 8b894 │ │ │ │ - b 8b604 │ │ │ │ - bl 8af00 │ │ │ │ + bne 8fc38 │ │ │ │ + b 8f98c │ │ │ │ + bl 8f20c │ │ │ │ ldr r5, [r5, #4] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 8b604 │ │ │ │ + beq 8f98c │ │ │ │ ldr r3, [r5, #20] │ │ │ │ mov r1, r5 │ │ │ │ - cmp r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bne 8b884 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 8fc28 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 8b884 │ │ │ │ - b 8b888 │ │ │ │ - eoreq r2, fp, r4, asr #26 │ │ │ │ - andseq sp, ip, sl, lsr lr │ │ │ │ - andeq r1, r0, r0, asr #24 │ │ │ │ - andseq r1, r5, r4, lsr sl │ │ │ │ + bne 8fc28 │ │ │ │ + b 8fc2c │ │ │ │ + ldrdeq lr, [ip], -r0 @ │ │ │ │ + andseq fp, sp, lr, lsl #26 │ │ │ │ + andeq r1, r0, ip, lsr #24 │ │ │ │ + andseq pc, r5, r4, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ - bl 372d8 │ │ │ │ - ldr r5, [pc, #236] @ 8b9d8 │ │ │ │ - ldr ip, [pc, #236] @ 8b9dc │ │ │ │ + bl 37bb8 │ │ │ │ + ldr r5, [pc, #256] @ 8fd9c │ │ │ │ + mov r4, r0 │ │ │ │ + mov r0, r6 │ │ │ │ + ldr r2, [pc, #248] @ 8fda0 │ │ │ │ + ldr r3, [pc, #248] @ 8fda4 │ │ │ │ add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #232] @ 8b9e0 │ │ │ │ - ldr r2, [pc, #232] @ 8b9e4 │ │ │ │ - ldr r3, [pc, #232] @ 8b9e8 │ │ │ │ - add r1, pc, r1 │ │ │ │ + ldr r1, [r5, r2] │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #236] @ 8fda8 │ │ │ │ + stmib r6, {r1, r3} │ │ │ │ + ldr r3, [pc, #232] @ 8fdac │ │ │ │ add r2, pc, r2 │ │ │ │ + str r2, [r6, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r4, r0 │ │ │ │ - ldr r0, [r5, ip] │ │ │ │ - strd r2, [r6, #12] │ │ │ │ - strd r0, [r6, #4] │ │ │ │ - mov r0, r6 │ │ │ │ - bl 8ae04 │ │ │ │ + str r3, [r6, #16] │ │ │ │ + bl 8f0e4 │ │ │ │ ldr r2, [r6, #24] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [r2, #72] @ 0x48 │ │ │ │ ldr r5, [r3] │ │ │ │ str r1, [r2, #12] │ │ │ │ ldr r2, [r4] │ │ │ │ cmp r5, r2 │ │ │ │ - beq 8b96c │ │ │ │ + beq 8fd20 │ │ │ │ mov r1, #20 │ │ │ │ mov r0, #1 │ │ │ │ - bl 25460 │ │ │ │ - ldr r3, [pc, #152] @ 8b9ec │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r0, #8] │ │ │ │ + bl 2538c │ │ │ │ + ldr r3, [pc, #168] @ 8fdb0 │ │ │ │ mov r1, r0 │ │ │ │ - str r5, [r0, #16] │ │ │ │ mov r0, r6 │ │ │ │ - bl 8adc0 │ │ │ │ + str r5, [r1, #16] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r1, #8] │ │ │ │ + bl 8f0a0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r4, r3 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 8b96c │ │ │ │ - ldr r7, [pc, #108] @ 8b9f0 │ │ │ │ + bne 8fd20 │ │ │ │ + ldr r7, [pc, #124] @ 8fdb4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, #20 │ │ │ │ mov r0, #1 │ │ │ │ - bl 25460 │ │ │ │ + bl 2538c │ │ │ │ ldr r2, [r4, #24] │ │ │ │ mov r3, r7 │ │ │ │ - cmp r2, #0 │ │ │ │ mov r5, r0 │ │ │ │ - beq 8b9b0 │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 8fd64 │ │ │ │ ldr r0, [r2] │ │ │ │ - bl ad824 │ │ │ │ + bl b37c4 │ │ │ │ mov r3, r0 │ │ │ │ - str r4, [r5, #16] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r5, #8] │ │ │ │ - bl 8adc0 │ │ │ │ + str r4, [r5, #16] │ │ │ │ + bl 8f0a0 │ │ │ │ ldr r4, [r4, #8] │ │ │ │ cmp r4, #0 │ │ │ │ - bne 8b984 │ │ │ │ + bne 8fd38 │ │ │ │ + ldrd r4, [sp] │ │ │ │ mov r0, #1 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldrdeq r2, [fp], -r4 @ │ │ │ │ - andeq r1, r0, r0, ror #19 │ │ │ │ - andeq r0, r0, r4, lsr r1 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + eoreq lr, ip, r8, lsr #12 │ │ │ │ + andeq r1, r0, ip, asr #19 │ │ │ │ + andeq r0, r0, r4, ror #2 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - andseq r3, r4, r8, lsr #3 │ │ │ │ - @ instruction: 0x001518f8 │ │ │ │ + andseq r1, r5, r8, lsr r0 │ │ │ │ + mulseq r5, r4, r7 │ │ │ │ mov r1, #0 │ │ │ │ - b 8ae38 │ │ │ │ + b 8f124 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 861b8 │ │ │ │ + bl 8a134 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 8ba28 │ │ │ │ + beq 8fe00 │ │ │ │ + ldrd r4, [sp] │ │ │ │ mov r0, #1 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - b 8ad20 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ + add sp, sp, #16 │ │ │ │ + b 8efec │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ - ldr ip, [pc, #512] @ 8bc50 │ │ │ │ - ldr r2, [pc, #512] @ 8bc54 │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r2, [ip, r2] │ │ │ │ + ldr r2, [pc, #560] @ 9006c │ │ │ │ sub sp, sp, #32 │ │ │ │ cmp r1, #2 │ │ │ │ mov r4, r0 │ │ │ │ - ldr r2, [r2] │ │ │ │ - str r2, [sp, #28] │ │ │ │ - mov r2, #0 │ │ │ │ - beq 8baac │ │ │ │ + ldr r3, [pc, #548] @ 90070 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r3, [r3] │ │ │ │ + str r3, [sp, #28] │ │ │ │ + mov r3, #0 │ │ │ │ + beq 8fea4 │ │ │ │ cmp r1, #5 │ │ │ │ - beq 8baac │ │ │ │ - ldr r2, [pc, #468] @ 8bc58 │ │ │ │ - ldr r3, [pc, #460] @ 8bc54 │ │ │ │ + beq 8fea4 │ │ │ │ + ldr r2, [pc, #516] @ 90074 │ │ │ │ + ldr r3, [pc, #508] @ 90070 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 8bbec │ │ │ │ + bne 8fff4 │ │ │ │ add sp, sp, #32 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - b 8ab0c │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ + add sp, sp, #16 │ │ │ │ + b 8edc8 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 372d8 │ │ │ │ + bl 37bb8 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ + ldr r0, [r0, #4] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ - ldr r0, [r0, #4] │ │ │ │ cmp r0, r1 │ │ │ │ - beq 8bb64 │ │ │ │ + beq 8ff60 │ │ │ │ ldr r3, [r0] │ │ │ │ subs r2, r3, #0 │ │ │ │ movne r2, #1 │ │ │ │ cmp r1, r3 │ │ │ │ movne r2, #0 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 8bbf0 │ │ │ │ + bne 8fff8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 8bba4 │ │ │ │ + beq 8ffac │ │ │ │ mov r2, #1 │ │ │ │ - b 8bb0c │ │ │ │ + b 8ff04 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ add r2, r2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 8bba4 │ │ │ │ + beq 8ffac │ │ │ │ cmp r1, r3 │ │ │ │ - bne 8bafc │ │ │ │ - ldr r1, [pc, #320] @ 8bc5c │ │ │ │ + bne 8fef4 │ │ │ │ + ldr r1, [pc, #356] @ 90078 │ │ │ │ add r6, sp, #12 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ str r2, [sp, #4] │ │ │ │ - str r1, [sp] │ │ │ │ - mov r2, #1 │ │ │ │ - mov r1, r3 │ │ │ │ mov r0, r6 │ │ │ │ - bl 22220 <__snprintf_chk@plt> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r2, r1 │ │ │ │ + mov r1, r3 │ │ │ │ + str r2, [sp] │ │ │ │ + mov r2, #1 │ │ │ │ + bl 2217c <__snprintf_chk@plt> │ │ │ │ mov r0, r6 │ │ │ │ - bl 3a5e0 │ │ │ │ + bl 3b1d4 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 8bbd4 │ │ │ │ + beq 8ffdc │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ - bne 8bb90 │ │ │ │ + bne 8ff98 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b164 │ │ │ │ - ldr r2, [pc, #244] @ 8bc60 │ │ │ │ - ldr r3, [pc, #228] @ 8bc54 │ │ │ │ + bl 3bdc8 │ │ │ │ + ldr r2, [pc, #276] @ 9007c │ │ │ │ + ldr r3, [pc, #260] @ 90070 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 8bbec │ │ │ │ + bne 8fff4 │ │ │ │ add sp, sp, #32 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - ldr r0, [pc, #204] @ 8bc64 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r0, [pc, #224] @ 90080 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 3a5e0 │ │ │ │ - bl 3b164 │ │ │ │ - b 8bb5c │ │ │ │ + bl 3b1d4 │ │ │ │ + bl 3bdc8 │ │ │ │ + b 8ff58 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 8bc10 │ │ │ │ + beq 90020 │ │ │ │ mvn r2, #0 │ │ │ │ - b 8bbc8 │ │ │ │ + b 8ffd0 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 8bc10 │ │ │ │ + beq 90020 │ │ │ │ cmp r1, r3 │ │ │ │ - bne 8bbb8 │ │ │ │ - b 8bb14 │ │ │ │ - ldr r2, [pc, #140] @ 8bc68 │ │ │ │ + bne 8ffc0 │ │ │ │ + b 8ff0c │ │ │ │ + ldr r2, [pc, #160] @ 90084 │ │ │ │ mov r3, r6 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #2 │ │ │ │ - bl ab6e0 │ │ │ │ - b 8bb64 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - ldr r3, [pc, #116] @ 8bc6c │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 8ff60 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + ldr r3, [pc, #136] @ 90088 │ │ │ │ add r6, sp, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldm r3, {r0, r1, r2, r3} │ │ │ │ - mov ip, r6 │ │ │ │ - stmia ip!, {r0, r1, r2} │ │ │ │ - strb r3, [ip] │ │ │ │ - b 8bb3c │ │ │ │ - ldr r2, [pc, #88] @ 8bc70 │ │ │ │ - ldr r3, [pc, #56] @ 8bc54 │ │ │ │ + ldr r2, [r3, #8] │ │ │ │ + ldrd r0, [r3] │ │ │ │ + ldrb r3, [r3, #12] │ │ │ │ + strd r0, [sp, #12] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + strb r3, [r6, #12] │ │ │ │ + b 8ff38 │ │ │ │ + ldr r2, [pc, #100] @ 9008c │ │ │ │ + ldr r3, [pc, #68] @ 90070 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 8bbec │ │ │ │ - ldr r2, [pc, #56] @ 8bc74 │ │ │ │ + bne 8fff4 │ │ │ │ + ldr r2, [pc, #68] @ 90090 │ │ │ │ mov r1, #2 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #0 │ │ │ │ + add r2, pc, r2 │ │ │ │ add sp, sp, #32 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - b ab6e0 │ │ │ │ - eoreq r2, fp, r0, ror r8 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq r2, fp, ip, lsr r8 │ │ │ │ - mulseq r5, r0, r7 │ │ │ │ - eoreq r2, fp, r4, asr r7 │ │ │ │ - andseq r1, r5, ip, ror r0 │ │ │ │ - @ instruction: 0x001516dc │ │ │ │ - andseq r0, r4, r4, ror #20 │ │ │ │ - eoreq r2, fp, r8, lsr #13 │ │ │ │ - andseq r1, r5, r8, asr #12 │ │ │ │ - ldr r3, [pc, #208] @ 8bd50 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ + add sp, sp, #16 │ │ │ │ + b b155c │ │ │ │ + eoreq lr, ip, r8, lsl #9 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eoreq lr, ip, r0, ror #8 │ │ │ │ + @ instruction: 0x0015f5dc │ │ │ │ + eoreq lr, ip, r8, ror #6 │ │ │ │ + andseq lr, r5, r4, asr #29 │ │ │ │ + andseq pc, r5, r0, lsr #10 │ │ │ │ + andseq lr, r4, ip, lsr #17 │ │ │ │ + eoreq lr, ip, r8, lsr #5 │ │ │ │ + andseq pc, r5, r4, lsl #9 │ │ │ │ + ldr r3, [pc, #208] @ 9016c │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #10 │ │ │ │ - bhi 8bcb0 │ │ │ │ + bhi 900cc │ │ │ │ ldrb r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop {0} │ │ │ │ ldr r2, [r0, #24] │ │ │ │ ldr r3, [r2, #8] │ │ │ │ ldr r1, [r2, #12] │ │ │ │ cmp r3, r1 │ │ │ │ @@ -104809,22 +109255,23 @@ │ │ │ │ str r3, [r2, #8] │ │ │ │ bx lr │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1 │ │ │ │ strd r2, [r0, #28] │ │ │ │ bx lr │ │ │ │ ldr r3, [r0, #24] │ │ │ │ - ldr r1, [r3, #12] │ │ │ │ ldmib r3, {r0, r2} │ │ │ │ + ldr r1, [r3, #12] │ │ │ │ add r1, r1, r1, lsr #31 │ │ │ │ add r2, r2, r1, asr #1 │ │ │ │ cmp r2, r0 │ │ │ │ - subge r0, r0, #1 │ │ │ │ str r2, [r3, #8] │ │ │ │ - strge r0, [r3, #8] │ │ │ │ + blt 900cc │ │ │ │ + sub r0, r0, #1 │ │ │ │ + str r0, [r3, #8] │ │ │ │ bx lr │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldrd r2, [r1, #8] │ │ │ │ add r3, r3, r3, lsr #31 │ │ │ │ subs r2, r2, r3, asr #1 │ │ │ │ movmi r3, #0 │ │ │ │ strpl r2, [r1, #8] │ │ │ │ @@ -104836,6019 +109283,6391 @@ │ │ │ │ bx lr │ │ │ │ ldr r2, [r0, #24] │ │ │ │ ldr r3, [r2, #4] │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r2, #8] │ │ │ │ bx lr │ │ │ │ ldr r2, [r0, #24] │ │ │ │ - ldr r3, [r2, #8] │ │ │ │ + ldmib r2, {r1, r3} │ │ │ │ ldr r0, [r2, #12] │ │ │ │ - ldr r1, [r2, #4] │ │ │ │ add r3, r3, r0 │ │ │ │ cmp r1, r3 │ │ │ │ suble r3, r1, #1 │ │ │ │ - b 8bcac │ │ │ │ - andseq sp, ip, ip, asr r7 │ │ │ │ + b 900c8 │ │ │ │ + mulseq sp, r0, r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-32]! @ 0xffffffe0 │ │ │ │ sub ip, sp, ip │ │ │ │ - str r0, [ip, #4056] @ 0xfd8 │ │ │ │ - ldr r3, [pc, #196] @ 8be30 │ │ │ │ - ldr r2, [pc, #196] @ 8be34 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r3, r2] │ │ │ │ - ldr fp, [r0, #24] │ │ │ │ - ldr r3, [r9] │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + str sl, [sp, #24] │ │ │ │ + str lr, [sp, #28] │ │ │ │ + str r0, [ip, #4064] @ 0xfe0 │ │ │ │ + ldr r2, [pc, #212] @ 9026c │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r0 │ │ │ │ + ldr r1, [pc, #204] @ 90270 │ │ │ │ + ldr r3, [r0, #24] │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r2, r1] │ │ │ │ + ldr r2, [r7, #40] @ 0x28 │ │ │ │ ldr r1, [r3, #20] │ │ │ │ - ldr r0, [fp, #20] │ │ │ │ - ldr r3, [r7, #40] @ 0x28 │ │ │ │ - ldr r5, [fp, #16] │ │ │ │ - add r1, r0, r1 │ │ │ │ - add r0, r0, r3 │ │ │ │ + ldr r0, [r9] │ │ │ │ + ldr r4, [r3, #8] │ │ │ │ + add r2, r1, r2 │ │ │ │ + ldr r5, [r3, #16] │ │ │ │ + ldr r0, [r0, #20] │ │ │ │ + sub r2, r2, r5, lsl #1 │ │ │ │ cmp r5, #0 │ │ │ │ - sub r0, r0, r5, lsl #1 │ │ │ │ movlt r5, #8 │ │ │ │ - blx 1c6508 │ │ │ │ - ldmib fp, {r3, r4} │ │ │ │ - sub r2, r3, r4 │ │ │ │ - cmp r0, r2 │ │ │ │ - str r0, [fp, #12] │ │ │ │ - ble 8be18 │ │ │ │ - sub r8, r3, #1 │ │ │ │ - sub r4, r8, r0 │ │ │ │ + add r1, r1, r0 │ │ │ │ + sdiv r2, r2, r1 │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + sub r0, r1, r4 │ │ │ │ + cmp r2, r0 │ │ │ │ + str r2, [r3, #12] │ │ │ │ + ble 9025c │ │ │ │ + sub r8, r1, #1 │ │ │ │ + sub r4, r8, r2 │ │ │ │ bic r4, r4, r4, asr #31 │ │ │ │ cmp r4, r8 │ │ │ │ - popge {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - mov sl, r5 │ │ │ │ - ldr r2, [fp] │ │ │ │ + movlt sl, r5 │ │ │ │ + bge 90244 │ │ │ │ + ldr r1, [r3] │ │ │ │ + mov r2, r5 │ │ │ │ mov r3, sl │ │ │ │ - ldr r1, [r2, r4, lsl #2] │ │ │ │ mov r0, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - bl 86534 │ │ │ │ - ldr fp, [r6, #24] │ │ │ │ - ldr r2, [r9] │ │ │ │ - ldr r3, [fp, #20] │ │ │ │ - ldr ip, [r2, #20] │ │ │ │ + ldr r1, [r1, r4, lsl #2] │ │ │ │ add r4, r4, #1 │ │ │ │ - add ip, ip, r3 │ │ │ │ + bl 8a508 │ │ │ │ + ldr r2, [r9] │ │ │ │ cmp r4, r8 │ │ │ │ + ldr r3, [r6, #24] │ │ │ │ + ldr ip, [r2, #20] │ │ │ │ + ldr r2, [r3, #20] │ │ │ │ + add ip, ip, r2 │ │ │ │ add sl, sl, ip │ │ │ │ - bne 8bdd8 │ │ │ │ - pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - add r8, r0, r4 │ │ │ │ - cmp r3, r8 │ │ │ │ - suble r8, r3, #1 │ │ │ │ - cmp r4, r8 │ │ │ │ - blt 8bdd4 │ │ │ │ - pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - eoreq r2, fp, r4, asr r5 │ │ │ │ - andeq r1, r0, r0, lsr #21 │ │ │ │ + bne 90208 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldr sl, [sp, #24] │ │ │ │ + add sp, sp, #28 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + add r8, r2, r4 │ │ │ │ + cmp r1, r8 │ │ │ │ + suble r8, r1, #1 │ │ │ │ + b 901fc │ │ │ │ + eoreq lr, ip, ip, lsr #2 │ │ │ │ + andeq r1, r0, ip, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #3008] @ 0xbc0 │ │ │ │ - ldr ip, [pc, #668] @ 8c0ec │ │ │ │ - ldr r3, [r0, #24] │ │ │ │ - ldr r1, [pc, #664] @ 8c0f0 │ │ │ │ mov r9, r0 │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r0, [r3, #24] │ │ │ │ - ldr r2, [pc, #652] @ 8c0f4 │ │ │ │ - ldr r3, [pc, #652] @ 8c0f8 │ │ │ │ + ldr r0, [pc, #684] @ 9054c │ │ │ │ sub sp, sp, #1040 @ 0x410 │ │ │ │ - ldr r1, [ip, r1] │ │ │ │ sub sp, sp, #12 │ │ │ │ + ldr r1, [pc, #676] @ 90550 │ │ │ │ + ldr r2, [pc, #676] @ 90554 │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [pc, #672] @ 90558 │ │ │ │ + ldr r1, [r0, r1] │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ - cmp r0, #0 │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #1044] @ 0x414 │ │ │ │ mov r1, #0 │ │ │ │ + ldr r1, [r9, #24] │ │ │ │ + ldr r0, [r1, #24] │ │ │ │ strd r2, [r9, #4] │ │ │ │ - beq 8c0b4 │ │ │ │ - ldr r1, [pc, #608] @ 8c0fc │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 90514 │ │ │ │ + ldr r1, [pc, #628] @ 9055c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 2372c │ │ │ │ + bl 23664 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 8c0d0 │ │ │ │ + beq 90530 │ │ │ │ add r8, sp, #20 │ │ │ │ mov sl, #0 │ │ │ │ str r7, [sp, #12] │ │ │ │ mov r6, #0 │ │ │ │ rsb r2, r6, #1020 @ 0x3fc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ - add r2, r2, #3 │ │ │ │ mov r1, #1 │ │ │ │ + add r2, r2, #3 │ │ │ │ add r0, r8, r6 │ │ │ │ - bl 243ec │ │ │ │ + bl 24324 │ │ │ │ cmp r0, #0 │ │ │ │ - ble 8c000 │ │ │ │ + ble 9044c │ │ │ │ add r6, r6, r0 │ │ │ │ add r3, sp, r6 │ │ │ │ strb sl, [r3, #20] │ │ │ │ - b 8bf8c │ │ │ │ + b 903d8 │ │ │ │ ldr r2, [r9, #24] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - ldrd r0, [r2] │ │ │ │ sub r4, r5, r8 │ │ │ │ + add r7, r4, #1 │ │ │ │ + sub r6, r6, r7 │ │ │ │ + ldrd r0, [r2] │ │ │ │ + str r2, [sp, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ lsl r1, r1, #2 │ │ │ │ - bl 254a8 │ │ │ │ + bl 253d4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr fp, [r9, #24] │ │ │ │ - add r7, r4, #1 │ │ │ │ ldr r1, [fp, #4] │ │ │ │ - str r1, [sp, #8] │ │ │ │ - sub r6, r6, r7 │ │ │ │ str r0, [r2] │ │ │ │ - ldr r2, [fp] │ │ │ │ mov r0, r7 │ │ │ │ + ldr r2, [fp] │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 24020 │ │ │ │ + str r1, [sp, #8] │ │ │ │ + bl 23f58 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str r0, [r2, r1, lsl #2] │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ - bl 22d0c │ │ │ │ - ldr r1, [fp, #4] │ │ │ │ + bl 22c68 │ │ │ │ ldr r2, [fp] │ │ │ │ cmp r6, #0 │ │ │ │ + ldr r1, [fp, #4] │ │ │ │ ldr r3, [r2, r1, lsl #2] │ │ │ │ strb sl, [r3, r4] │ │ │ │ - ble 8bf74 │ │ │ │ + ble 903c0 │ │ │ │ mov r3, #1024 @ 0x400 │ │ │ │ mov r2, r6 │ │ │ │ add r1, r5, #1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 22178 <__memmove_chk@plt> │ │ │ │ + bl 220d4 <__memmove_chk@plt> │ │ │ │ ldr r2, [r9, #24] │ │ │ │ add r3, sp, r6 │ │ │ │ strb sl, [r3, #20] │ │ │ │ ldr r3, [r2, #4] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r2, #4] │ │ │ │ mov r1, #10 │ │ │ │ mov r0, r8 │ │ │ │ - bl 24b6c │ │ │ │ + bl 24a98 │ │ │ │ subs r5, r0, #0 │ │ │ │ - bne 8bee8 │ │ │ │ + bne 90334 │ │ │ │ movw r3, #1022 @ 0x3fe │ │ │ │ cmp r6, r3 │ │ │ │ - ble 8beb8 │ │ │ │ - ldr r2, [pc, #332] @ 8c100 │ │ │ │ + ble 90304 │ │ │ │ + ldr r2, [pc, #352] @ 90560 │ │ │ │ mov r1, #2 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl ab6e0 │ │ │ │ + bl b155c │ │ │ │ ldr r4, [r9, #24] │ │ │ │ - ldr r1, [r4, #4] │ │ │ │ - ldr r0, [r4] │ │ │ │ + ldrd r0, [r4] │ │ │ │ add r1, r1, #1 │ │ │ │ lsl r1, r1, #2 │ │ │ │ - bl 254a8 │ │ │ │ + bl 253d4 │ │ │ │ ldr r3, [r9, #24] │ │ │ │ + ldr r5, [r3, #4] │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r8 │ │ │ │ - ldrd r4, [r3] │ │ │ │ - bl 21f74 │ │ │ │ + ldr r4, [r3] │ │ │ │ + bl 21edc │ │ │ │ ldr r2, [r9, #24] │ │ │ │ + str r0, [r4, r5, lsl #2] │ │ │ │ ldr r3, [r2, #4] │ │ │ │ add r3, r3, #1 │ │ │ │ - str r0, [r4, r5, lsl #2] │ │ │ │ str r3, [r2, #4] │ │ │ │ - b 8beb4 │ │ │ │ + b 90300 │ │ │ │ add r3, sp, r6 │ │ │ │ mov r2, #0 │ │ │ │ - cmp r6, #0 │ │ │ │ ldr r7, [sp, #12] │ │ │ │ + cmp r6, #0 │ │ │ │ strb r2, [r3, #20] │ │ │ │ - bgt 8c070 │ │ │ │ + bgt 904d0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2294c │ │ │ │ + bl 228a8 │ │ │ │ ldr r3, [r9, #24] │ │ │ │ - ldr r2, [pc, #216] @ 8c104 │ │ │ │ mov r0, #0 │ │ │ │ + mov r1, #4 │ │ │ │ + ldr r2, [pc, #228] @ 90564 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r1, #4 │ │ │ │ - bl ab6e0 │ │ │ │ + bl b155c │ │ │ │ mov r0, #1 │ │ │ │ - ldr r2, [pc, #192] @ 8c108 │ │ │ │ - ldr r3, [pc, #164] @ 8c0f0 │ │ │ │ + ldr r2, [pc, #212] @ 90568 │ │ │ │ + ldr r3, [pc, #184] @ 90550 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #1044] @ 0x414 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 8c0cc │ │ │ │ + bne 9052c │ │ │ │ add sp, sp, #1040 @ 0x410 │ │ │ │ add sp, sp, #12 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r4, [r9, #24] │ │ │ │ - ldr r1, [r4, #4] │ │ │ │ - ldr r0, [r4] │ │ │ │ + ldrd r0, [r4] │ │ │ │ add r1, r1, #1 │ │ │ │ lsl r1, r1, #2 │ │ │ │ - bl 254a8 │ │ │ │ - ldr r3, [r9, #24] │ │ │ │ - str r0, [r4] │ │ │ │ + bl 253d4 │ │ │ │ + mov r3, r0 │ │ │ │ mov r0, r8 │ │ │ │ + str r3, [r4] │ │ │ │ + ldr r3, [r9, #24] │ │ │ │ ldrd r4, [r3] │ │ │ │ - bl 21f74 │ │ │ │ + bl 21edc │ │ │ │ ldr r2, [r9, #24] │ │ │ │ + str r0, [r4, r5, lsl #2] │ │ │ │ ldr r3, [r2, #4] │ │ │ │ add r3, r3, #1 │ │ │ │ - str r0, [r4, r5, lsl #2] │ │ │ │ str r3, [r2, #4] │ │ │ │ - b 8c018 │ │ │ │ - ldr r2, [pc, #80] @ 8c10c │ │ │ │ + b 90464 │ │ │ │ + ldr r2, [pc, #80] @ 9056c │ │ │ │ mov r1, #2 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl ab6e0 │ │ │ │ + bl b155c │ │ │ │ mov r0, #0 │ │ │ │ - b 8c040 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ + b 9048c │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [r9, #24] │ │ │ │ - ldr r2, [pc, #52] @ 8c110 │ │ │ │ + mov r1, #2 │ │ │ │ + ldr r2, [pc, #48] @ 90570 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r1, #2 │ │ │ │ - bl ab6e0 │ │ │ │ - b 8c0c4 │ │ │ │ - eoreq r2, fp, r8, ror #8 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - @ instruction: 0xfffffed8 │ │ │ │ - @ instruction: 0xfffffdf8 │ │ │ │ - andseq r0, r7, r0, ror #28 │ │ │ │ - @ instruction: 0x001513bc │ │ │ │ - andseq r1, r5, r4, lsr #6 │ │ │ │ - eoreq r2, fp, r8, ror r2 │ │ │ │ - andseq r1, r5, r4, asr #4 │ │ │ │ - andseq r1, r5, r0, ror #4 │ │ │ │ + bl b155c │ │ │ │ + b 90524 │ │ │ │ + eoreq lr, ip, r4, lsr #32 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + @ instruction: 0xfffffeb0 │ │ │ │ + @ instruction: 0xfffffdd0 │ │ │ │ + andseq lr, r7, r4, ror #24 │ │ │ │ + andseq pc, r5, r0, asr #3 │ │ │ │ + andseq pc, r5, r4, lsr #2 │ │ │ │ + eoreq sp, ip, ip, lsr lr │ │ │ │ + andseq pc, r5, r4, lsr r0 @ │ │ │ │ + andseq pc, r5, ip, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r4, [pc, #36] @ 8c154 │ │ │ │ + ldr r4, [pc, #44] @ 905c4 │ │ │ │ mov r5, #0 │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r2, [r4] │ │ │ │ str r5, [r0, #300] @ 0x12c │ │ │ │ - cmp r2, r5 │ │ │ │ - popeq {r4, r5, r6, pc} │ │ │ │ - mov r0, r2 │ │ │ │ - bl cb554 │ │ │ │ + add r4, pc, r4 │ │ │ │ + ldr r0, [r4] │ │ │ │ + cmp r0, r5 │ │ │ │ + beq 905b4 │ │ │ │ + bl d2dec │ │ │ │ str r5, [r4] │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - strdeq r1, [ip], -ip @ │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + mlaeq sp, r0, r6, sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ + strd r4, [sp, #-20]! @ 0xffffffec │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str lr, [sp, #16] │ │ │ │ vpush {d8-d9} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [r0, #300] @ 0x12c │ │ │ │ - ldr r6, [pc, #628] @ 8c3ec │ │ │ │ - ldr r3, [r2, #8] │ │ │ │ - sub sp, sp, #12 │ │ │ │ - cmp r3, #0 │ │ │ │ - mov r4, r0 │ │ │ │ - add r6, pc, r6 │ │ │ │ vmov.f64 d8, d0 │ │ │ │ vmov.f64 d9, d1 │ │ │ │ + sub sp, sp, #12 │ │ │ │ + mov r4, r0 │ │ │ │ + ldr r6, [pc, #616] @ 90868 │ │ │ │ mov r5, r1 │ │ │ │ - bne 8c2c8 │ │ │ │ + ldr r3, [r2, #8] │ │ │ │ + add r6, pc, r6 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 9074c │ │ │ │ ldr r3, [r2, #4] │ │ │ │ ldr r1, [r3, #32] │ │ │ │ cmp r1, #0 │ │ │ │ - bne 8c1d4 │ │ │ │ - b 8c1e4 │ │ │ │ + bne 9064c │ │ │ │ + b 9065c │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, ip │ │ │ │ str r3, [r2, #4] │ │ │ │ - bl 864dc │ │ │ │ + bl 8a4a4 │ │ │ │ ldr r2, [r4, #300] @ 0x12c │ │ │ │ ldr r3, [r2, #4] │ │ │ │ ldr ip, [r3, #32] │ │ │ │ cmp ip, #0 │ │ │ │ - beq 8c1e4 │ │ │ │ + beq 9065c │ │ │ │ ldr ip, [r2] │ │ │ │ mov r0, r3 │ │ │ │ cmp ip, r3 │ │ │ │ - bne 8c1ac │ │ │ │ - ldr r7, [pc, #516] @ 8c3f0 │ │ │ │ + bne 90624 │ │ │ │ + ldr r7, [pc, #520] @ 9086c │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r7] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 8c22c │ │ │ │ + beq 906a4 │ │ │ │ ldr r1, [r0, #36] @ 0x24 │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ cmp r1, r3 │ │ │ │ - bne 8c218 │ │ │ │ - ldr r1, [r5, #40] @ 0x28 │ │ │ │ + bne 90690 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ + ldr r1, [r5, #40] @ 0x28 │ │ │ │ cmp r1, r3 │ │ │ │ - beq 8c314 │ │ │ │ - bl cb554 │ │ │ │ - ldr r3, [pc, #464] @ 8c3f4 │ │ │ │ + beq 9078c │ │ │ │ + bl d2dec │ │ │ │ + ldr r3, [pc, #468] @ 90870 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3] │ │ │ │ - ldrd r0, [r5, #36] @ 0x24 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ - bl cb4c0 │ │ │ │ - ldr r3, [pc, #440] @ 8c3f8 │ │ │ │ + ldrd r0, [r5, #36] @ 0x24 │ │ │ │ + bl d2d20 │ │ │ │ + ldr r3, [pc, #444] @ 90874 │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r3] │ │ │ │ - bl cac90 │ │ │ │ + bl d2470 │ │ │ │ ldr r2, [r4, #300] @ 0x12c │ │ │ │ - ldr r3, [pc, #420] @ 8c3fc │ │ │ │ + ldr r3, [pc, #424] @ 90878 │ │ │ │ ldr r0, [r2, #4] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r2, [r0, #28] │ │ │ │ ldr r1, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 8c290 │ │ │ │ + beq 90708 │ │ │ │ cmp r1, #0 │ │ │ │ - beq 8c3dc │ │ │ │ + beq 90858 │ │ │ │ ldr r3, [r5] │ │ │ │ tst r3, #8192 @ 0x2000 │ │ │ │ - beq 8c348 │ │ │ │ + beq 907c0 │ │ │ │ ldr r6, [r5, #120] @ 0x78 │ │ │ │ mov r1, r6 │ │ │ │ - bl 86484 │ │ │ │ - b 8c2a8 │ │ │ │ + bl 8a444 │ │ │ │ + b 90720 │ │ │ │ cmp r1, #0 │ │ │ │ strne r2, [r3] │ │ │ │ ldr r2, [r5] │ │ │ │ ands r2, r2, #8192 @ 0x2000 │ │ │ │ - beq 8c384 │ │ │ │ + beq 907f8 │ │ │ │ ldr r6, [r5, #120] @ 0x78 │ │ │ │ - mov r1, r6 │ │ │ │ - mov r0, r4 │ │ │ │ vmov.f64 d1, d9 │ │ │ │ vmov.f64 d0, d8 │ │ │ │ + mov r1, r6 │ │ │ │ + mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ vpop {d8-d9} │ │ │ │ - pop {r4, r5, r6, r7, lr} │ │ │ │ - b ceff8 │ │ │ │ - ldr r2, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [r1, #40] @ 0x28 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr lr, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + b d6d14 │ │ │ │ + ldr r1, [r1, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - str r1, [sp, #4] │ │ │ │ - str r2, [sp] │ │ │ │ - ldr r1, [pc, #284] @ 8c400 │ │ │ │ + ldr r2, [r5, #40] @ 0x28 │ │ │ │ + stm sp, {r1, r2} │ │ │ │ mov r2, r3 │ │ │ │ + movw r1, #17747 @ 0x4553 │ │ │ │ + movt r1, #19792 @ 0x4d50 │ │ │ │ ldr r0, [r0, #292] @ 0x124 │ │ │ │ - bl cf368 │ │ │ │ + bl d70d8 │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ + mov r1, r0 │ │ │ │ vmov.f64 d1, d9 │ │ │ │ vmov.f64 d0, d8 │ │ │ │ - mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r1, #44] @ 0x2c │ │ │ │ - add sp, sp, #12 │ │ │ │ - vpop {d8-d9} │ │ │ │ - pop {r4, r5, r6, r7, lr} │ │ │ │ - b ceff8 │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ + b 90730 │ │ │ │ ldr r3, [r0, #16] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ cmp r1, r3 │ │ │ │ - bne 8c218 │ │ │ │ + bne 90690 │ │ │ │ ldr r3, [r2] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 37328 │ │ │ │ + bl 37c1c │ │ │ │ cmp r0, #2 │ │ │ │ - bne 8c24c │ │ │ │ + bne 906c4 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r1, r5 │ │ │ │ - bl cac90 │ │ │ │ - b 8c24c │ │ │ │ - ldr r1, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [r5, #36] @ 0x24 │ │ │ │ - str r2, [sp] │ │ │ │ + bl d2470 │ │ │ │ + b 906c4 │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ mov r3, #16 │ │ │ │ - str r1, [sp, #4] │ │ │ │ + ldr r0, [r5, #36] @ 0x24 │ │ │ │ + ldr r2, [r5, #40] @ 0x28 │ │ │ │ + stm sp, {r0, r2} │ │ │ │ mov r2, #2 │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ ldr r0, [r4, #292] @ 0x124 │ │ │ │ - bl cf368 │ │ │ │ + bl d70d8 │ │ │ │ mov r1, r5 │ │ │ │ mov r6, r0 │ │ │ │ - bl cac90 │ │ │ │ + bl d2470 │ │ │ │ ldr r3, [r4, #300] @ 0x12c │ │ │ │ ldr r0, [r3, #4] │ │ │ │ - b 8c284 │ │ │ │ - ldr r1, [r5, #40] @ 0x28 │ │ │ │ + b 906fc │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ + ldr r1, [r5, #40] @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ - str r1, [sp, #4] │ │ │ │ mov r3, #16 │ │ │ │ + str r1, [sp, #4] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r0, [r4, #292] @ 0x124 │ │ │ │ - bl cf368 │ │ │ │ - ldrd r2, [r5, #60] @ 0x3c │ │ │ │ + bl d70d8 │ │ │ │ + ldr ip, [r5, #44] @ 0x2c │ │ │ │ + mov r6, r0 │ │ │ │ + ldr r3, [r5, #60] @ 0x3c │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ - strd r2, [r0, #60] @ 0x3c │ │ │ │ - ldr r2, [r5, #68] @ 0x44 │ │ │ │ - ldr r3, [r5, #44] @ 0x2c │ │ │ │ - str r3, [r0, #44] @ 0x2c │ │ │ │ - str r2, [r0, #68] @ 0x44 │ │ │ │ - ldr r3, [r5, #120] @ 0x78 │ │ │ │ ldr r2, [r5, #52] @ 0x34 │ │ │ │ - mov r6, r0 │ │ │ │ + str r3, [r0, #60] @ 0x3c │ │ │ │ + ldr r3, [r5, #64] @ 0x40 │ │ │ │ + str r3, [r0, #64] @ 0x40 │ │ │ │ + ldr r3, [r5, #68] @ 0x44 │ │ │ │ + str ip, [r0, #44] @ 0x2c │ │ │ │ str r1, [r0, #48] @ 0x30 │ │ │ │ + str r3, [r0, #68] @ 0x44 │ │ │ │ + ldr r3, [r5, #120] @ 0x78 │ │ │ │ str r2, [r0, #52] @ 0x34 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ - b 8c2a8 │ │ │ │ - ldr r2, [pc, #32] @ 8c404 │ │ │ │ + b 90720 │ │ │ │ + ldr r2, [pc, #28] @ 9087c │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ - b 8c274 │ │ │ │ - eoreq r2, fp, ip, lsr r1 │ │ │ │ - eoreq r1, ip, r4, asr #20 │ │ │ │ - eoreq r1, ip, r8, lsl #20 │ │ │ │ - eoreq r1, ip, ip, ror #19 │ │ │ │ - strdeq r1, [r0], -r8 │ │ │ │ - ldclmi 5, cr4, [r0, #-332] @ 0xfffffeb4 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - ldr r3, [pc, #16] @ 8c420 │ │ │ │ + b 906ec │ │ │ │ + eoreq sp, ip, ip, asr #25 │ │ │ │ + eoreq sp, sp, ip, asr #11 │ │ │ │ + mlaeq sp, r0, r5, sp │ │ │ │ + eoreq sp, sp, r4, ror r5 │ │ │ │ + andeq r1, r0, r4, ror #19 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 90898 │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ ldr r0, [r3, #4] │ │ │ │ - b 86520 │ │ │ │ - eoreq r1, ip, ip, lsl r8 │ │ │ │ + b 8a4f4 │ │ │ │ + eoreq sp, sp, r4, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r6, [pc, #192] @ 8c4fc │ │ │ │ + ldr r6, [pc, #212] @ 90994 │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - ldr ip, [r6, #4] │ │ │ │ - cmp ip, #0 │ │ │ │ - beq 8c494 │ │ │ │ - ldr r2, [pc, #172] @ 8c500 │ │ │ │ - ldr r3, [pc, #172] @ 8c504 │ │ │ │ + ldr r0, [r6, #4] │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 90928 │ │ │ │ + ldr r2, [pc, #192] @ 90998 │ │ │ │ + str r0, [r4, #300] @ 0x12c │ │ │ │ + mov r0, #1 │ │ │ │ + ldr r3, [pc, #184] @ 9099c │ │ │ │ + ldr r1, [pc, #184] @ 909a0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #4] │ │ │ │ + ldr r2, [pc, #172] @ 909a4 │ │ │ │ str r3, [r4, #12] │ │ │ │ - ldr r1, [pc, #156] @ 8c508 │ │ │ │ - ldr r2, [pc, #156] @ 8c50c │ │ │ │ - ldr r3, [pc, #156] @ 8c510 │ │ │ │ add r1, pc, r1 │ │ │ │ + ldr r3, [pc, #164] @ 909a8 │ │ │ │ + str r1, [r4, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r0, #1 │ │ │ │ - str r1, [r4, #20] │ │ │ │ str r2, [r4, #16] │ │ │ │ str r3, [r4, #32] │ │ │ │ - str ip, [r4, #300] @ 0x12c │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov r5, r1 │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #12 │ │ │ │ - bl 25460 │ │ │ │ + bl 2538c │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [r6, #4] │ │ │ │ - bl 86360 │ │ │ │ + bl 8a300 │ │ │ │ ldr r1, [r6, #4] │ │ │ │ + mov r3, r0 │ │ │ │ str r0, [r7, #4] │ │ │ │ ldr r5, [r1, #4] │ │ │ │ str r0, [r1] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 8c4e8 │ │ │ │ + beq 90980 │ │ │ │ ldr r2, [r6, #8] │ │ │ │ - str r2, [r0, #28] │ │ │ │ - ldr r0, [pc, #56] @ 8c514 │ │ │ │ + ldr r0, [pc, #60] @ 909ac │ │ │ │ + str r2, [r3, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 3b120 │ │ │ │ - ldr ip, [r6, #4] │ │ │ │ - b 8c44c │ │ │ │ + bl 3bd70 │ │ │ │ + ldr r0, [r6, #4] │ │ │ │ + b 908d0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ mov r0, r5 │ │ │ │ str r5, [r6, #4] │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - strdeq r1, [ip], -r0 @ │ │ │ │ + b 90914 │ │ │ │ + eoreq sp, sp, ip, ror #6 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xfffffce0 │ │ │ │ - andeq r0, r0, ip, lsl #9 │ │ │ │ - @ instruction: 0xfffffc98 │ │ │ │ - andeq r0, r0, ip, lsl r1 │ │ │ │ - b d04c8 │ │ │ │ + @ instruction: 0xfffffcc8 │ │ │ │ + andeq r0, r0, r8, asr #9 │ │ │ │ + @ instruction: 0xfffffc68 │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + b d8334 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + strd r4, [sp, #-32]! @ 0xffffffe0 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + str sl, [sp, #24] │ │ │ │ + str lr, [sp, #28] │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r7, r3 │ │ │ │ - ldr r3, [pc, #172] @ 8c5e4 │ │ │ │ + ldr r3, [pc, #200] @ 90aa8 │ │ │ │ mov r6, r2 │ │ │ │ - ldr r2, [pc, #168] @ 8c5e8 │ │ │ │ + mov r5, r1 │ │ │ │ + sub sp, sp, #8 │ │ │ │ + ldr r2, [pc, #188] @ 90aac │ │ │ │ + mov r4, r0 │ │ │ │ + ldr sl, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r9, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [r3, r2] │ │ │ │ - mov r5, r1 │ │ │ │ + ldr r8, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [r2] │ │ │ │ - sub sp, sp, #8 │ │ │ │ cmp r1, #0 │ │ │ │ - ldr r9, [sp, #40] @ 0x28 │ │ │ │ - ldr sl, [sp, #44] @ 0x2c │ │ │ │ - ldr r8, [sp, #48] @ 0x30 │ │ │ │ - mov r4, r0 │ │ │ │ - bne 8c5a4 │ │ │ │ - ldr r3, [pc, #124] @ 8c5ec │ │ │ │ - mov r1, r5 │ │ │ │ + bne 90a68 │ │ │ │ + movw r3, #17747 @ 0x4553 │ │ │ │ + movt r3, #19792 @ 0x4d50 │ │ │ │ cmp r8, r3 │ │ │ │ - ldreq r3, [r4, #300] @ 0x12c │ │ │ │ - moveq r2, #1 │ │ │ │ - streq r2, [r3, #8] │ │ │ │ - mov r0, r4 │ │ │ │ + bne 90a2c │ │ │ │ + ldr r3, [r4, #300] @ 0x12c │ │ │ │ + mov r2, #1 │ │ │ │ + str r2, [r3, #8] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ + str sl, [sp, #40] @ 0x28 │ │ │ │ + mov r1, r5 │ │ │ │ + mov r0, r4 │ │ │ │ + str r9, [sp, #44] @ 0x2c │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ - str sl, [sp, #44] @ 0x2c │ │ │ │ - str r9, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #8 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b d02c0 │ │ │ │ - ldr ip, [pc, #68] @ 8c5f0 │ │ │ │ - ldr r1, [pc, #68] @ 8c5f4 │ │ │ │ - ldr r0, [pc, #68] @ 8c5f8 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldr sl, [sp, #24] │ │ │ │ + ldr lr, [sp, #28] │ │ │ │ + add sp, sp, #32 │ │ │ │ + b d80ec │ │ │ │ + ldr ip, [pc, #64] @ 90ab0 │ │ │ │ mov lr, #0 │ │ │ │ + ldr r1, [pc, #60] @ 90ab4 │ │ │ │ str lr, [r2] │ │ │ │ + ldr r0, [pc, #56] @ 90ab8 │ │ │ │ ldr r2, [r3, ip] │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldr r3, [r3, r1] │ │ │ │ - str r3, [sp, #4] │ │ │ │ + mov r1, r6 │ │ │ │ vldr s0, [r2] │ │ │ │ + str r3, [sp, #4] │ │ │ │ ldr r3, [r0] │ │ │ │ - ldr r2, [sp, #4] │ │ │ │ - mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 18aa3c │ │ │ │ - b 8c568 │ │ │ │ - eoreq r1, fp, r4, lsl #27 │ │ │ │ - ldrdeq r1, [r0], -ip │ │ │ │ - ldclmi 5, cr4, [r0, #-332] @ 0xfffffeb4 │ │ │ │ - andeq r1, r0, r4, lsr #17 │ │ │ │ - andeq r1, r0, r0, lsr #21 │ │ │ │ - andeq r1, r0, ip, lsr #26 │ │ │ │ + ldr r2, [sp, #4] │ │ │ │ + bl 19a8b4 │ │ │ │ + b 90a10 │ │ │ │ + ldrdeq sp, [ip], -ip @ │ │ │ │ + andeq r1, r0, r8, asr #11 │ │ │ │ + muleq r0, r0, r8 │ │ │ │ + andeq r1, r0, ip, lsl #21 │ │ │ │ + andeq r1, r0, r8, lsl sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0] │ │ │ │ mov r4, r2 │ │ │ │ cmp r3, #33 @ 0x21 │ │ │ │ - beq 8c668 │ │ │ │ + beq 90b38 │ │ │ │ cmp r3, #34 @ 0x22 │ │ │ │ - bne 8c660 │ │ │ │ + movne r0, #0 │ │ │ │ + bne 90b28 │ │ │ │ ldr r5, [r0, #36] @ 0x24 │ │ │ │ mov r0, r5 │ │ │ │ - bl 86360 │ │ │ │ + bl 8a300 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ subs r2, r0, #0 │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ str r3, [r1, #28] │ │ │ │ - beq 8c7ec │ │ │ │ + beq 90cb8 │ │ │ │ mov r3, #1 │ │ │ │ - str r1, [r2, #36] @ 0x24 │ │ │ │ str r3, [r2, #28] │ │ │ │ + str r1, [r2, #36] @ 0x24 │ │ │ │ str r2, [r4, #4] │ │ │ │ mov r0, #1 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - mov r0, #0 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r5, [r2, #4] │ │ │ │ ldr r4, [r0, #36] @ 0x24 │ │ │ │ ldr r3, [r5, #28] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 8c69c │ │ │ │ - ldr r1, [pc, #588] @ 8c8d0 │ │ │ │ + bne 90b6c │ │ │ │ + ldr r1, [pc, #584] @ 90d9c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ movne r3, #1 │ │ │ │ strne r3, [r5, #28] │ │ │ │ - bne 8c658 │ │ │ │ + bne 90b24 │ │ │ │ ldrb r6, [r4] │ │ │ │ cmp r6, #117 @ 0x75 │ │ │ │ - beq 8c7c4 │ │ │ │ - ldr r1, [pc, #548] @ 8c8d4 │ │ │ │ + beq 90c94 │ │ │ │ + ldr r1, [pc, #544] @ 90da0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - beq 8c804 │ │ │ │ - ldr r1, [pc, #528] @ 8c8d8 │ │ │ │ + beq 90cd0 │ │ │ │ + ldr r1, [pc, #524] @ 90da4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - beq 8c834 │ │ │ │ - ldr r1, [pc, #508] @ 8c8dc │ │ │ │ + beq 90d00 │ │ │ │ + ldr r1, [pc, #504] @ 90da8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - beq 8c844 │ │ │ │ + beq 90d10 │ │ │ │ cmp r6, #111 @ 0x6f │ │ │ │ - beq 8c80c │ │ │ │ - ldr r1, [pc, #480] @ 8c8e0 │ │ │ │ + beq 90cd8 │ │ │ │ + ldr r1, [pc, #476] @ 90dac │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - beq 8c854 │ │ │ │ - ldr r1, [pc, #460] @ 8c8e4 │ │ │ │ + beq 90d20 │ │ │ │ + ldr r1, [pc, #456] @ 90db0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - beq 8c864 │ │ │ │ - ldr r1, [pc, #440] @ 8c8e8 │ │ │ │ + beq 90d30 │ │ │ │ + ldr r1, [pc, #436] @ 90db4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - beq 8c874 │ │ │ │ - ldr r1, [pc, #420] @ 8c8ec │ │ │ │ + beq 90d40 │ │ │ │ + ldr r1, [pc, #416] @ 90db8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - beq 8c884 │ │ │ │ - ldr r1, [pc, #400] @ 8c8f0 │ │ │ │ + beq 90d50 │ │ │ │ + ldr r1, [pc, #396] @ 90dbc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - beq 8c894 │ │ │ │ - ldr r1, [pc, #380] @ 8c8f4 │ │ │ │ + beq 90d60 │ │ │ │ + ldr r1, [pc, #376] @ 90dc0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - beq 8c8a4 │ │ │ │ - ldr r1, [pc, #360] @ 8c8f8 │ │ │ │ + beq 90d70 │ │ │ │ + ldr r1, [pc, #356] @ 90dc4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - beq 8c7b8 │ │ │ │ - ldr r1, [pc, #340] @ 8c8fc │ │ │ │ + beq 90c88 │ │ │ │ + ldr r1, [pc, #336] @ 90dc8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 251c0 │ │ │ │ + bl 250ec │ │ │ │ cmp r0, #0 │ │ │ │ - bne 8c8b4 │ │ │ │ + bne 90d80 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #28] │ │ │ │ - b 8c658 │ │ │ │ + b 90b24 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #112 @ 0x70 │ │ │ │ - bne 8c6a8 │ │ │ │ + bne 90b78 │ │ │ │ ldrb r1, [r4, #2] │ │ │ │ cmp r1, #0 │ │ │ │ - bne 8c6a8 │ │ │ │ + bne 90b78 │ │ │ │ mov r0, r5 │ │ │ │ - bl 864cc │ │ │ │ - mov r0, #1 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - ldr r2, [pc, #268] @ 8c900 │ │ │ │ + bl 8a490 │ │ │ │ + b 90b24 │ │ │ │ + ldr r2, [pc, #268] @ 90dcc │ │ │ │ mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #2 │ │ │ │ - bl ab6e0 │ │ │ │ - b 8c658 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 90b24 │ │ │ │ mov r1, #1 │ │ │ │ - b 8c7dc │ │ │ │ + b 90cac │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #107 @ 0x6b │ │ │ │ - bne 8c6f8 │ │ │ │ + bne 90bc8 │ │ │ │ ldrb r3, [r4, #2] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 8c6f8 │ │ │ │ + bne 90bc8 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 864cc │ │ │ │ - b 8c658 │ │ │ │ + bl 8a490 │ │ │ │ + b 90b24 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 864cc │ │ │ │ - b 8c658 │ │ │ │ + bl 8a490 │ │ │ │ + b 90b24 │ │ │ │ mov r1, #5 │ │ │ │ mov r0, r5 │ │ │ │ - bl 864cc │ │ │ │ - b 8c658 │ │ │ │ + bl 8a490 │ │ │ │ + b 90b24 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 864cc │ │ │ │ - b 8c658 │ │ │ │ + bl 8a490 │ │ │ │ + b 90b24 │ │ │ │ mov r1, #7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 864cc │ │ │ │ - b 8c658 │ │ │ │ + bl 8a490 │ │ │ │ + b 90b24 │ │ │ │ mov r1, #8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 864cc │ │ │ │ - b 8c658 │ │ │ │ + bl 8a490 │ │ │ │ + b 90b24 │ │ │ │ mov r1, #9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 864cc │ │ │ │ - b 8c658 │ │ │ │ + bl 8a490 │ │ │ │ + b 90b24 │ │ │ │ mov r1, #10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 864cc │ │ │ │ - b 8c658 │ │ │ │ + bl 8a490 │ │ │ │ + b 90b24 │ │ │ │ mov r1, #11 │ │ │ │ mov r0, r5 │ │ │ │ - bl 864cc │ │ │ │ - b 8c658 │ │ │ │ - ldr r2, [pc, #72] @ 8c904 │ │ │ │ + bl 8a490 │ │ │ │ + b 90b24 │ │ │ │ + ldr r2, [pc, #72] @ 90dd0 │ │ │ │ mov r3, r4 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, #0 │ │ │ │ - bl ab6e0 │ │ │ │ - b 8c658 │ │ │ │ - andseq r0, r5, r0, asr #26 │ │ │ │ - andseq r0, r5, r0, lsr sp │ │ │ │ - andseq fp, r3, ip, lsl #7 │ │ │ │ - @ instruction: 0x0015e6f8 │ │ │ │ - andseq r0, r5, r0, lsr #13 │ │ │ │ - @ instruction: 0x00150cb4 │ │ │ │ - andseq r5, r4, r8, lsr pc │ │ │ │ - andseq r0, r5, ip, lsl #25 │ │ │ │ - andseq r0, r5, ip, ror ip │ │ │ │ - andseq r0, r5, r0, ror ip │ │ │ │ - andseq r0, r5, r4, lsr ip │ │ │ │ - andseq r0, r5, r8, asr #24 │ │ │ │ - andseq r0, r5, r4, lsr #24 │ │ │ │ - andseq r0, r5, ip, lsr fp │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 90b24 │ │ │ │ + andseq lr, r5, r0, asr #21 │ │ │ │ + @ instruction: 0x0015eab0 │ │ │ │ + andseq r9, r4, ip, lsl #2 │ │ │ │ + andseq ip, r6, r8, ror r4 │ │ │ │ + andseq lr, r5, r0, lsr #8 │ │ │ │ + andseq lr, r5, r4, lsr sl │ │ │ │ + @ instruction: 0x00153cb8 │ │ │ │ + andseq lr, r5, ip, lsl #20 │ │ │ │ + @ instruction: 0x0015e9fc │ │ │ │ + @ instruction: 0x0015e9f0 │ │ │ │ + @ instruction: 0x0015e9b4 │ │ │ │ + andseq lr, r5, r8, asr #19 │ │ │ │ + andseq lr, r5, r4, lsr #19 │ │ │ │ + @ instruction: 0x0015e8b8 │ │ │ │ ldrb r2, [r1, #4] │ │ │ │ cmp r2, #2 │ │ │ │ bxne lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r1] │ │ │ │ sub sp, sp, #8 │ │ │ │ - tst r3, #1 │ │ │ │ mov r4, r1 │ │ │ │ - beq 8c940 │ │ │ │ + tst r3, #1 │ │ │ │ + beq 90e18 │ │ │ │ add sp, sp, #8 │ │ │ │ - pop {r4, pc} │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r1, [r1, #40] @ 0x28 │ │ │ │ ldr r0, [r0, #292] @ 0x124 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [r4, #36] @ 0x24 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ - bl cf368 │ │ │ │ - ldr r3, [r0, #52] @ 0x34 │ │ │ │ - ldr r1, [r0, #44] @ 0x2c │ │ │ │ - ldr r2, [r0, #48] @ 0x30 │ │ │ │ - ldr ip, [r0, #56] @ 0x38 │ │ │ │ - str r3, [r4, #52] @ 0x34 │ │ │ │ + bl d70d8 │ │ │ │ + ldr r3, [r0, #56] @ 0x38 │ │ │ │ + ldr ip, [r0, #44] @ 0x2c │ │ │ │ + ldr r1, [r0, #48] @ 0x30 │ │ │ │ + ldr r2, [r0, #52] @ 0x34 │ │ │ │ + str ip, [r4, #44] @ 0x2c │ │ │ │ + str r3, [r4, #56] @ 0x38 │ │ │ │ ldr r3, [r4] │ │ │ │ - str ip, [r4, #56] @ 0x38 │ │ │ │ - str r1, [r4, #44] @ 0x2c │ │ │ │ - str r2, [r4, #48] @ 0x30 │ │ │ │ + str r1, [r4, #48] @ 0x30 │ │ │ │ + str r2, [r4, #52] @ 0x34 │ │ │ │ + ldr lr, [r0, #60] @ 0x3c │ │ │ │ + ldr ip, [r0, #64] @ 0x40 │ │ │ │ orr r3, r3, #8192 @ 0x2000 │ │ │ │ - ldr ip, [r0, #60] @ 0x3c │ │ │ │ - ldr r1, [r0, #64] @ 0x40 │ │ │ │ - ldr r2, [r0, #68] @ 0x44 │ │ │ │ - ldr lr, [r0, #72] @ 0x48 │ │ │ │ - str lr, [r4, #72] @ 0x48 │ │ │ │ - str ip, [r4, #60] @ 0x3c │ │ │ │ - str r1, [r4, #64] @ 0x40 │ │ │ │ - str r2, [r4, #68] @ 0x44 │ │ │ │ + ldr r1, [r0, #68] @ 0x44 │ │ │ │ + ldr r2, [r0, #72] @ 0x48 │ │ │ │ str r3, [r4] │ │ │ │ + str lr, [r4, #60] @ 0x3c │ │ │ │ + str ip, [r4, #64] @ 0x40 │ │ │ │ + str r1, [r4, #68] @ 0x44 │ │ │ │ + str r2, [r4, #72] @ 0x48 │ │ │ │ str r0, [r4, #120] @ 0x78 │ │ │ │ - b 8c938 │ │ │ │ + b 90e08 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #300] @ 0x12c │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 372c0 │ │ │ │ - ldr r3, [pc, #52] @ 8ca10 │ │ │ │ + bl 37ba0 │ │ │ │ + ldr r3, [pc, #76] @ 90f08 │ │ │ │ ldr r1, [pc, r3] │ │ │ │ cmp r1, #0 │ │ │ │ - popeq {r4, r5, r6, pc} │ │ │ │ - vldr d1, [pc, #28] @ 8ca08 │ │ │ │ + beq 90ef0 │ │ │ │ + vldr d1, [pc, #52] @ 90f00 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ vmov.f64 d0, d1 │ │ │ │ - bl 8c158 │ │ │ │ + bl 905c8 │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ ldr r3, [r5, #28] │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #16 │ │ │ │ bx r3 │ │ │ │ - nop {0} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ andeq r0, r0, r0 │ │ │ │ mvngt r0, #0 │ │ │ │ - eoreq r1, ip, r4, asr r2 │ │ │ │ + eoreq ip, sp, r4, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #24] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3, #92] @ 0x5c │ │ │ │ - bl 178aa4 │ │ │ │ - ldr r1, [pc, #12] @ 8ca48 │ │ │ │ + bl 187c70 │ │ │ │ + ldr r1, [pc, #20] @ 90f4c │ │ │ │ mov r0, r4 │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + add sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - pop {r4, lr} │ │ │ │ - b 8ae38 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + b 8f124 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - pop {r4, lr} │ │ │ │ - b 24c8c │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #8 │ │ │ │ + b 24bb8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ + strd r4, [sp, #-28]! @ 0xffffffe4 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + str lr, [sp, #24] │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r8, r0 │ │ │ │ sub sp, sp, #12 │ │ │ │ - bl 8ae04 │ │ │ │ + ldr r7, [pc, #532] @ 911c4 │ │ │ │ + bl 8f0e4 │ │ │ │ ldr r3, [r8, #24] │ │ │ │ - ldr r7, [pc, #520] @ 8cca4 │ │ │ │ - ldr r6, [r3, #92] @ 0x5c │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r6, [r3, #92] @ 0x5c │ │ │ │ cmp r6, #0 │ │ │ │ - beq 8cbb8 │ │ │ │ + beq 910dc │ │ │ │ ldr r2, [r3, #72] @ 0x48 │ │ │ │ str r2, [r3, #12] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ cmp r2, #1 │ │ │ │ - bne 8cac8 │ │ │ │ + bne 90fe4 │ │ │ │ ldr r2, [r6] │ │ │ │ cmp r2, #1 │ │ │ │ - bgt 8cb54 │ │ │ │ + bgt 91080 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ - ldr r0, [r3, #80] @ 0x50 │ │ │ │ mov r1, #2 │ │ │ │ + ldr r0, [r3, #80] @ 0x50 │ │ │ │ add r2, r2, r0, lsl #4 │ │ │ │ ldr r7, [r2, #4] │ │ │ │ str r1, [r3, #84] @ 0x54 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 8cbf4 │ │ │ │ + beq 91118 │ │ │ │ ldrh r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ movne r6, #0 │ │ │ │ movne r5, r6 │ │ │ │ - beq 8cc28 │ │ │ │ + beq 9114c │ │ │ │ mov r1, #20 │ │ │ │ mov r0, #1 │ │ │ │ ldr r9, [r7, #4] │ │ │ │ - bl 25460 │ │ │ │ + bl 2538c │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 8cc30 │ │ │ │ + beq 91154 │ │ │ │ ldr r0, [r9, r6] │ │ │ │ - bl 21f74 │ │ │ │ - str r5, [r4, #16] │ │ │ │ - mov r1, r4 │ │ │ │ - add r5, r5, #1 │ │ │ │ add r6, r6, #144 @ 0x90 │ │ │ │ + bl 21edc │ │ │ │ mov r3, r0 │ │ │ │ - str r3, [r4, #8] │ │ │ │ + mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 8adc0 │ │ │ │ + str r3, [r4, #8] │ │ │ │ + str r5, [r4, #16] │ │ │ │ + add r5, r5, #1 │ │ │ │ + bl 8f0a0 │ │ │ │ ldrh r3, [r7] │ │ │ │ cmp r5, r3 │ │ │ │ - blt 8cafc │ │ │ │ + blt 91018 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + add sp, sp, #24 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov r5, #0 │ │ │ │ mov r1, #20 │ │ │ │ mov r0, #1 │ │ │ │ - bl 25460 │ │ │ │ + bl 2538c │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 8cc60 │ │ │ │ + beq 91180 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ add r3, r3, r5, lsl #4 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ - bl 21f74 │ │ │ │ + bl 21edc │ │ │ │ + mov r3, r0 │ │ │ │ cmp r5, #0 │ │ │ │ + mov r1, r4 │ │ │ │ + mov r0, r8 │ │ │ │ streq r5, [r4] │ │ │ │ + str r3, [r4, #8] │ │ │ │ str r5, [r4, #16] │ │ │ │ - mov r1, r4 │ │ │ │ add r5, r5, #1 │ │ │ │ - mov r3, r0 │ │ │ │ - str r3, [r4, #8] │ │ │ │ - mov r0, r8 │ │ │ │ - bl 8adc0 │ │ │ │ + bl 8f0a0 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r5, r3 │ │ │ │ - blt 8cb58 │ │ │ │ - mov r0, r5 │ │ │ │ - add sp, sp, #12 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ + blt 91084 │ │ │ │ + b 91064 │ │ │ │ mov r1, #20 │ │ │ │ mov r0, #1 │ │ │ │ - bl 25460 │ │ │ │ + bl 2538c │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 8cc28 │ │ │ │ - ldr r0, [pc, #212] @ 8cca8 │ │ │ │ + beq 9114c │ │ │ │ + ldr r0, [pc, #208] @ 911c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 21f74 │ │ │ │ - mov r1, r4 │ │ │ │ + bl 21edc │ │ │ │ mov r3, r0 │ │ │ │ - str r3, [r4, #8] │ │ │ │ + mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 8adc0 │ │ │ │ + str r3, [r4, #8] │ │ │ │ + bl 8f0a0 │ │ │ │ mov r5, #1 │ │ │ │ - b 8cb48 │ │ │ │ - ldr r2, [pc, #176] @ 8ccac │ │ │ │ + b 91064 │ │ │ │ + ldr r2, [pc, #172] @ 911cc │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #7 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mov r1, #20 │ │ │ │ mov r0, #1 │ │ │ │ - bl 25460 │ │ │ │ + bl 2538c │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 8cbec │ │ │ │ - ldr r0, [pc, #140] @ 8ccb0 │ │ │ │ + beq 91110 │ │ │ │ + ldr r0, [pc, #136] @ 911d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 8cbd4 │ │ │ │ + b 910f8 │ │ │ │ mov r5, #0 │ │ │ │ - b 8cb48 │ │ │ │ - bl 23b70 <__errno_location@plt> │ │ │ │ + b 91064 │ │ │ │ + bl 23aa8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ - bl 23a8c │ │ │ │ - ldr r2, [pc, #112] @ 8ccb4 │ │ │ │ + bl 239c4 │ │ │ │ + ldr r2, [pc, #108] @ 911d4 │ │ │ │ mov r3, #20 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ - mov ip, r0 │ │ │ │ - str ip, [sp] │ │ │ │ + str r0, [sp] │ │ │ │ mov r0, #7 │ │ │ │ - bl ab6e0 │ │ │ │ - b 8cb48 │ │ │ │ - ldr r3, [pc, #80] @ 8ccb8 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 91064 │ │ │ │ + ldr r3, [pc, #80] @ 911d8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r4, [r3] │ │ │ │ - bl 23b70 <__errno_location@plt> │ │ │ │ + bl 23aa8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ - bl 23a8c │ │ │ │ - ldr r2, [pc, #60] @ 8ccbc │ │ │ │ + bl 239c4 │ │ │ │ + ldr r2, [pc, #60] @ 911dc │ │ │ │ + mov r1, r0 │ │ │ │ mov r3, #20 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r1, #1 │ │ │ │ - mov ip, r0 │ │ │ │ - str ip, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 2441c <__fprintf_chk@plt> │ │ │ │ + str r1, [sp] │ │ │ │ + mov r1, #1 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl 24354 <__fprintf_chk@plt> │ │ │ │ subs r5, r5, #0 │ │ │ │ movne r5, #1 │ │ │ │ - b 8cb48 │ │ │ │ - eoreq r1, fp, r4, lsr #16 │ │ │ │ - andseq r0, r5, r8, lsl #17 │ │ │ │ - andseq r0, r5, r4, asr #17 │ │ │ │ - andseq r0, r5, r8, asr #17 │ │ │ │ - andseq r0, r5, r4, lsr r8 │ │ │ │ - andeq r1, r0, r4, lsl r7 │ │ │ │ - @ instruction: 0x001507f8 │ │ │ │ + b 91064 │ │ │ │ + eoreq sp, ip, ip, lsl r3 │ │ │ │ + @ instruction: 0x0015e5b4 │ │ │ │ + andseq lr, r5, ip, ror #11 │ │ │ │ + @ instruction: 0x0015e5f4 │ │ │ │ + andseq lr, r5, r4, asr r5 │ │ │ │ + andeq r1, r0, r0, lsl #14 │ │ │ │ + andseq lr, r5, r8, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r6, [r0, #24] │ │ │ │ mov r4, r0 │ │ │ │ - bl 179040 │ │ │ │ + ldr r6, [r0, #24] │ │ │ │ + bl 188284 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ - ldr r5, [pc, #80] @ 8cd38 │ │ │ │ - add r5, pc, r5 │ │ │ │ + ldr r5, [pc, #104] @ 91278 │ │ │ │ str r0, [r6, #92] @ 0x5c │ │ │ │ ldr r0, [r3, #92] @ 0x5c │ │ │ │ + add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - popeq {r4, r5, r6, pc} │ │ │ │ - ldr r2, [pc, #60] @ 8cd3c │ │ │ │ - ldr r1, [pc, #60] @ 8cd40 │ │ │ │ - ldr r2, [r5, r2] │ │ │ │ - str r2, [r4, #4] │ │ │ │ - ldr r2, [pc, #52] @ 8cd44 │ │ │ │ - add r1, pc, r1 │ │ │ │ + beq 91268 │ │ │ │ + ldr r1, [pc, #84] @ 9127c │ │ │ │ + ldr r2, [pc, #84] @ 91280 │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + ldr r0, [r5, r1] │ │ │ │ + mov r1, #0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ + stmib r4, {r0, r2} │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r2, [pc, #56] @ 91284 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #16] │ │ │ │ - mov ip, #0 │ │ │ │ mov r2, #1 │ │ │ │ - str r1, [r4, #8] │ │ │ │ - mov r0, r4 │ │ │ │ - str ip, [r3, #80] @ 0x50 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #16 │ │ │ │ + str r1, [r3, #80] @ 0x50 │ │ │ │ str r2, [r3, #84] @ 0x54 │ │ │ │ - b 8ca74 │ │ │ │ - ldrdeq r1, [fp], -ip @ │ │ │ │ - andeq r1, r0, r0, ror #19 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0xfffffcfc │ │ │ │ + b 90f84 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + strhteq sp, [ip], -ip │ │ │ │ + andeq r1, r0, ip, asr #19 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0xfffffcbc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ - str r0, [ip, #4056] @ 0xfd8 │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ + str r0, [ip, #4064] @ 0xfe0 │ │ │ │ cmp r1, #4 │ │ │ │ - sub sp, sp, #12 │ │ │ │ + sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bgt 8ce50 │ │ │ │ + bgt 913c0 │ │ │ │ cmp r1, #2 │ │ │ │ - bgt 8ce14 │ │ │ │ - bne 8ce3c │ │ │ │ + bgt 91374 │ │ │ │ + bne 9139c │ │ │ │ ldr r4, [r5, #24] │ │ │ │ + ldr r6, [r4, #4] │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ - ldr r7, [r4, #4] │ │ │ │ cmp r3, #1 │ │ │ │ - beq 8cea4 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ + beq 91420 │ │ │ │ ldr r3, [r4, #92] @ 0x5c │ │ │ │ - mov r0, r8 │ │ │ │ - ldr r9, [r3, #8] │ │ │ │ - bl 240d4 │ │ │ │ + ldr r7, [r6, #8] │ │ │ │ + ldr r8, [r3, #8] │ │ │ │ + mov r0, r7 │ │ │ │ + bl 2400c │ │ │ │ add r0, r0, #25 │ │ │ │ - bl 24020 │ │ │ │ - cmp r9, #0 │ │ │ │ + bl 23f58 │ │ │ │ + cmp r8, #0 │ │ │ │ ldr r3, [r4, #80] @ 0x50 │ │ │ │ - mov r6, r0 │ │ │ │ - beq 8ce80 │ │ │ │ + mov r4, r0 │ │ │ │ + beq 91400 │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #296] @ 8ceec │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ + mov r1, #1 │ │ │ │ + ldr r2, [r6, #16] │ │ │ │ + ldr r3, [pc, #344] @ 91470 │ │ │ │ str r2, [sp] │ │ │ │ - add r3, pc, r3 │ │ │ │ mvn r2, #0 │ │ │ │ - mov r1, #1 │ │ │ │ - bl 21bf0 <__sprintf_chk@plt> │ │ │ │ - mov r0, r6 │ │ │ │ - bl 3a5e0 │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 24c8c │ │ │ │ + add r3, pc, r3 │ │ │ │ + bl 21b58 <__sprintf_chk@plt> │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3b1d4 │ │ │ │ + mov r3, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r4, r3 │ │ │ │ + bl 24bb8 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 8ced0 │ │ │ │ + beq 91444 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr r3, [r3, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 8ced8 │ │ │ │ + bne 9145c │ │ │ │ mov r0, r4 │ │ │ │ - add sp, sp, #12 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 3b164 │ │ │ │ - ldr r1, [pc, #212] @ 8cef0 │ │ │ │ + add sp, sp, #8 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + ldr lr, [sp, #20] │ │ │ │ + add sp, sp, #24 │ │ │ │ + b 3bdc8 │ │ │ │ + ldr r1, [pc, #248] @ 91474 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8ae38 │ │ │ │ + bl 8f124 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr r2, [r3, #92] @ 0x5c │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #1 │ │ │ │ - bgt 8ce5c │ │ │ │ + bgt 913cc │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r3, #84] @ 0x54 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - add sp, sp, #12 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 8ab0c │ │ │ │ + add sp, sp, #8 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + ldr lr, [sp, #20] │ │ │ │ + add sp, sp, #24 │ │ │ │ + b 8edc8 │ │ │ │ cmp r1, #5 │ │ │ │ - bne 8ce3c │ │ │ │ - b 8cd78 │ │ │ │ + bne 9139c │ │ │ │ + b 912c4 │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r3, #84] @ 0x54 │ │ │ │ - ble 8ce3c │ │ │ │ + ble 9139c │ │ │ │ mov r0, r5 │ │ │ │ - add sp, sp, #12 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 8ca74 │ │ │ │ + add sp, sp, #8 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + ldr lr, [sp, #20] │ │ │ │ + add sp, sp, #24 │ │ │ │ + b 90f84 │ │ │ │ add r2, r3, #1 │ │ │ │ - ldr r3, [pc, #104] @ 8cef4 │ │ │ │ - str r2, [sp] │ │ │ │ - add r3, pc, r3 │ │ │ │ - mvn r2, #0 │ │ │ │ + ldr r3, [pc, #108] @ 91478 │ │ │ │ mov r1, #1 │ │ │ │ - str r8, [sp, #4] │ │ │ │ - bl 21bf0 <__sprintf_chk@plt> │ │ │ │ - b 8cdd8 │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #72] @ 8cef8 │ │ │ │ - mov r3, #2 │ │ │ │ + stm sp, {r2, r7} │ │ │ │ + mvn r2, #0 │ │ │ │ + add r3, pc, r3 │ │ │ │ + bl 21b58 <__sprintf_chk@plt> │ │ │ │ + b 91324 │ │ │ │ + ldr r3, [r6, #16] │ │ │ │ + mov r2, #2 │ │ │ │ mov r0, r5 │ │ │ │ + ldr r1, [pc, #72] @ 9147c │ │ │ │ + str r3, [r4, #80] @ 0x50 │ │ │ │ + str r2, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ - strd r2, [r4, #80] @ 0x50 │ │ │ │ - bl 8ae38 │ │ │ │ - mov r0, r5 │ │ │ │ - add sp, sp, #12 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 8ca74 │ │ │ │ - add sp, sp, #12 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldr r0, [pc, #28] @ 8cefc │ │ │ │ + bl 8f124 │ │ │ │ + b 913e0 │ │ │ │ + add sp, sp, #8 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r0, [pc, #28] @ 91480 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 3a5e0 │ │ │ │ - bl 3b164 │ │ │ │ - b 8ce04 │ │ │ │ - andseq r0, r5, ip, asr #14 │ │ │ │ - @ instruction: 0xfffffc2c │ │ │ │ - andseq r0, r5, r0, lsr #13 │ │ │ │ - @ instruction: 0xfffffb90 │ │ │ │ - andseq pc, r4, r4, lsr sp @ │ │ │ │ + bl 3b1d4 │ │ │ │ + bl 3bdc8 │ │ │ │ + b 91354 │ │ │ │ + andseq lr, r5, r8, asr #8 │ │ │ │ + @ instruction: 0xfffffbd0 │ │ │ │ + andseq lr, r5, r8, ror #6 │ │ │ │ + @ instruction: 0xfffffb10 │ │ │ │ + andseq sp, r5, r0, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r2, [pc, #244] @ 8d00c │ │ │ │ + ldr r2, [pc, #256] @ 915a4 │ │ │ │ mov r1, #6 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #19 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r0, [pc, #228] @ 8d010 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr r0, [pc, #240] @ 915a8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 22a48 │ │ │ │ + bl 229a4 │ │ │ │ cmn r0, #1 │ │ │ │ - beq 8cfe8 │ │ │ │ + beq 91580 │ │ │ │ mov r1, #3 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2282c <__fcntl_time64@plt> │ │ │ │ + bl 22788 <__fcntl_time64@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - blt 8cf90 │ │ │ │ + blt 91528 │ │ │ │ orr r2, r0, #2048 @ 0x800 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2282c <__fcntl_time64@plt> │ │ │ │ + bl 22788 <__fcntl_time64@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - blt 8cf90 │ │ │ │ - ldr r5, [pc, #164] @ 8d014 │ │ │ │ + blt 91528 │ │ │ │ + ldr r5, [pc, #176] @ 915ac │ │ │ │ mov r2, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ mov r1, r5 │ │ │ │ - bl 22ab4 │ │ │ │ + bl 22a10 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 8cfc0 │ │ │ │ + bne 91558 │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - bl 23b70 <__errno_location@plt> │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + bl 23aa8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ - bl 23a8c │ │ │ │ - ldr r2, [pc, #116] @ 8d018 │ │ │ │ - mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ + bl 239c4 │ │ │ │ + ldr r2, [pc, #116] @ 915b0 │ │ │ │ mov r3, r0 │ │ │ │ + mov r1, #1 │ │ │ │ mov r0, #19 │ │ │ │ - bl ab6e0 │ │ │ │ - bl 25094 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + bl 24fc0 │ │ │ │ mvn r4, #0 │ │ │ │ - b 8cf88 │ │ │ │ + b 91514 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 8d000 │ │ │ │ - ldr r2, [pc, #72] @ 8d01c │ │ │ │ + beq 91598 │ │ │ │ + ldr r2, [pc, #72] @ 915b4 │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #19 │ │ │ │ - bl ab6e0 │ │ │ │ - bl 25094 │ │ │ │ - b 8cfb8 │ │ │ │ - ldr r2, [pc, #48] @ 8d020 │ │ │ │ - mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + bl 24fc0 │ │ │ │ + b 91550 │ │ │ │ + ldr r2, [pc, #48] @ 915b8 │ │ │ │ + mov r1, #1 │ │ │ │ mov r0, #19 │ │ │ │ - bl ab6e0 │ │ │ │ - b 8cfb8 │ │ │ │ - ldr r3, [pc, #28] @ 8d024 │ │ │ │ - add r3, pc, r3 │ │ │ │ - b 8cfcc │ │ │ │ - mulseq r5, r0, r6 │ │ │ │ - andseq r7, r4, ip, lsr #32 │ │ │ │ - eoreq r0, ip, r8, asr #25 │ │ │ │ - andseq r0, r5, r0, ror r6 │ │ │ │ - andseq r0, r5, r8, ror #12 │ │ │ │ - @ instruction: 0x001505d4 │ │ │ │ - mulseq r5, r8, r5 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + b 91550 │ │ │ │ + ldr r3, [pc, #28] @ 915bc │ │ │ │ + add r3, pc, r3 │ │ │ │ + b 91564 │ │ │ │ + andseq lr, r5, r0, asr r3 │ │ │ │ + @ instruction: 0x00154cf0 │ │ │ │ + eoreq ip, sp, ip, lsr r7 │ │ │ │ + andseq lr, r5, r0, lsr #6 │ │ │ │ + andseq lr, r5, ip, lsl r3 │ │ │ │ + andseq lr, r5, r8, lsl #5 │ │ │ │ + andseq lr, r5, r0, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ - ldr r6, [pc, #476] @ 8d21c │ │ │ │ + ldr r6, [pc, #496] @ 917d8 │ │ │ │ mov r7, r2 │ │ │ │ - ldr r2, [pc, #472] @ 8d220 │ │ │ │ - ldr r3, [pc, #472] @ 8d224 │ │ │ │ + sub sp, sp, #28 │ │ │ │ + mov r8, #0 │ │ │ │ + mov r9, r1 │ │ │ │ + ldr r2, [pc, #480] @ 917dc │ │ │ │ + ldr r3, [pc, #480] @ 917e0 │ │ │ │ add r6, pc, r6 │ │ │ │ - add r2, pc, r2 │ │ │ │ ldr r5, [r6, #8] │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - mov r8, #0 │ │ │ │ - sub sp, sp, #28 │ │ │ │ cmp r5, r8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - mov r9, r1 │ │ │ │ str r8, [sp, #12] │ │ │ │ str r8, [sp, #16] │ │ │ │ - beq 8d100 │ │ │ │ + beq 916bc │ │ │ │ mov r0, r5 │ │ │ │ - bl 240d4 │ │ │ │ - mov r1, r5 │ │ │ │ - cmp r7, r0 │ │ │ │ - movge r7, r0 │ │ │ │ + bl 2400c │ │ │ │ mov r4, r0 │ │ │ │ - mov r2, r7 │ │ │ │ + mov r1, r5 │ │ │ │ + cmp r7, r4 │ │ │ │ mov r0, r9 │ │ │ │ + movge r7, r4 │ │ │ │ + mov r2, r7 │ │ │ │ sub r4, r4, r7 │ │ │ │ - bl 22d0c │ │ │ │ + bl 22c68 │ │ │ │ cmp r4, r8 │ │ │ │ - ble 8d0f0 │ │ │ │ + ble 916ac │ │ │ │ add r2, r4, #1 │ │ │ │ add r1, r5, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 23d8c │ │ │ │ - ldr r2, [pc, #352] @ 8d228 │ │ │ │ - ldr r3, [pc, #344] @ 8d224 │ │ │ │ + bl 23cc4 │ │ │ │ + ldr r2, [pc, #372] @ 917e4 │ │ │ │ + ldr r3, [pc, #364] @ 917e0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 8d218 │ │ │ │ + bne 917d4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #28 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov r0, r5 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ str r8, [r6, #8] │ │ │ │ - b 8d0c0 │ │ │ │ + b 91668 │ │ │ │ mov sl, r0 │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 24cd4 │ │ │ │ + bl 24c00 │ │ │ │ subs r5, r0, #0 │ │ │ │ - bne 8d1f4 │ │ │ │ + bne 917b0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ - beq 8d210 │ │ │ │ + beq 917cc │ │ │ │ add r8, sp, #16 │ │ │ │ str r7, [sp, #4] │ │ │ │ - b 8d188 │ │ │ │ + b 91744 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 8d1dc │ │ │ │ - bl 240d4 │ │ │ │ + beq 91798 │ │ │ │ + bl 2400c │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 8d184 │ │ │ │ + beq 91740 │ │ │ │ add r1, r5, r7 │ │ │ │ - add r1, r1, #2 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ - bl 254a8 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r1, [sp, #16] │ │ │ │ + add r1, r1, #2 │ │ │ │ + bl 253d4 │ │ │ │ mov fp, r0 │ │ │ │ - str r0, [r6, #8] │ │ │ │ + ldr r1, [sp, #16] │ │ │ │ + mov r2, r7 │ │ │ │ add r0, r0, r5 │ │ │ │ - bl 22d0c │ │ │ │ + str fp, [r6, #8] │ │ │ │ + bl 22c68 │ │ │ │ add r2, r7, #1 │ │ │ │ add r5, r5, r2 │ │ │ │ - add r3, fp, r5 │ │ │ │ mov r2, #10 │ │ │ │ + add r3, fp, r5 │ │ │ │ strb r2, [r3, #-1] │ │ │ │ strb r4, [fp, r5] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ - ldr r0, [r6] │ │ │ │ mov r2, r8 │ │ │ │ - bl 255bc │ │ │ │ + ldr r0, [r6] │ │ │ │ + bl 254e8 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 8d12c │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ + beq 916e8 │ │ │ │ ldr r7, [sp, #4] │ │ │ │ - bl 24c8c │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ + bl 24bb8 │ │ │ │ cmp r4, #0 │ │ │ │ - blt 8d208 │ │ │ │ - ldr r3, [pc, #116] @ 8d22c │ │ │ │ + blt 917c4 │ │ │ │ + ldr r3, [pc, #116] @ 917e8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 8d1ec │ │ │ │ + beq 917a8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, sl │ │ │ │ - bl 8d028 │ │ │ │ + bl 915c0 │ │ │ │ mov r7, r0 │ │ │ │ - b 8d0c0 │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ + b 91668 │ │ │ │ ldr r7, [sp, #4] │ │ │ │ - bl 24c8c │ │ │ │ - b 8d1b0 │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ + bl 24bb8 │ │ │ │ + b 9176c │ │ │ │ mvn r7, #3 │ │ │ │ - b 8d0c0 │ │ │ │ - ldr r2, [pc, #52] @ 8d230 │ │ │ │ + b 91668 │ │ │ │ + ldr r2, [pc, #52] @ 917ec │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #19 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mvn r7, #1 │ │ │ │ - b 8d0c0 │ │ │ │ + b 91668 │ │ │ │ mvn r7, #2 │ │ │ │ - b 8d0c0 │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - strdeq r0, [ip], -r0 @ │ │ │ │ - eoreq r1, fp, r4, ror r2 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - strdeq r1, [fp], -r8 @ │ │ │ │ - eoreq r0, ip, r4, lsl #21 │ │ │ │ - andseq r0, r5, r8, ror #8 │ │ │ │ + b 91668 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eoreq ip, sp, ip, lsr r6 │ │ │ │ + eoreq ip, ip, ip, asr #25 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eoreq ip, ip, r0, ror #24 │ │ │ │ + eoreq ip, sp, r8, asr #9 │ │ │ │ + ldrsheq lr, [r5], -r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - ldr r4, [pc, #32] @ 8d26c │ │ │ │ + ldr r4, [pc, #40] @ 91834 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 24c8c │ │ │ │ - ldr r0, [r4] │ │ │ │ + bl 24bb8 │ │ │ │ mov r3, #0 │ │ │ │ + ldr r0, [r4] │ │ │ │ str r3, [r4, #8] │ │ │ │ - bl 224c0 │ │ │ │ - pop {r4, lr} │ │ │ │ - b 25094 │ │ │ │ - strdeq r0, [ip], -r0 @ │ │ │ │ + bl 2241c │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + add sp, sp, #8 │ │ │ │ + b 24fc0 │ │ │ │ + eoreq ip, sp, r0, lsr r4 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - bl 15a024 │ │ │ │ - ldr r4, [pc, #60] @ 8d2cc │ │ │ │ - ldr r6, [pc, #60] @ 8d2d0 │ │ │ │ + bl 167ca4 │ │ │ │ + vmov s0, r0 │ │ │ │ + ldr r4, [pc, #68] @ 918a8 │ │ │ │ + ldr r6, [pc, #68] @ 918ac │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r4 │ │ │ │ - add r6, pc, r6 │ │ │ │ - vmov s0, r0 │ │ │ │ ldr r0, [r5], #16 │ │ │ │ + add r6, pc, r6 │ │ │ │ vcvt.f64.u32 d0, s0 │ │ │ │ - bl 8dc28 │ │ │ │ - ldr r3, [pc, #32] @ 8d2d4 │ │ │ │ + bl 922bc │ │ │ │ + ldr r3, [pc, #44] @ 918b0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ blx r3 │ │ │ │ - ldr r3, [r4, #36] @ 0x24 │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ + ldr r3, [r4, #36] @ 0x24 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #16 │ │ │ │ bx r3 │ │ │ │ - strhteq r0, [ip], -r4 │ │ │ │ - eoreq r1, fp, r8, lsr #32 │ │ │ │ - andeq r1, r0, r8, lsr #26 │ │ │ │ + eoreq ip, sp, r0, ror #7 │ │ │ │ + eoreq ip, ip, r0, ror #20 │ │ │ │ + andeq r1, r0, r4, lsl sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr ip, [pc, #52] @ 8d324 │ │ │ │ + ldr ip, [pc, #52] @ 91900 │ │ │ │ sub sp, sp, #20 │ │ │ │ - add ip, pc, ip │ │ │ │ - str r3, [sp] │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ + str r3, [sp] │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + add ip, pc, ip │ │ │ │ ldr r0, [ip, #60] @ 0x3c │ │ │ │ str ip, [sp, #4] │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ str ip, [sp, #8] │ │ │ │ - bl 25358 │ │ │ │ + bl 25284 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - eoreq r0, ip, r4, asr r9 │ │ │ │ + eoreq ip, sp, r8, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r3, [pc, #544] @ 8d560 │ │ │ │ - ldr r5, [pc, #544] @ 8d564 │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r3, [pc, #592] @ 91b74 │ │ │ │ sub r0, r0, #2 │ │ │ │ - add r5, pc, r5 │ │ │ │ mov r4, r1 │ │ │ │ + ldr r5, [pc, #584] @ 91b78 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r5, pc, r5 │ │ │ │ cmp r0, #30 │ │ │ │ - bhi 8d364 │ │ │ │ + bhi 91948 │ │ │ │ ldrb r0, [r3, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ nop {0} │ │ │ │ mvn r0, #2 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - ldr r3, [pc, #500] @ 8d568 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r3, [pc, #536] @ 91b7c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #40] @ 0x28 │ │ │ │ blx r3 │ │ │ │ mov r0, #1 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r3, [r1] │ │ │ │ - ldr r2, [pc, #476] @ 8d56c │ │ │ │ + movw r2, #21024 @ 0x5220 │ │ │ │ + movt r2, #16967 @ 0x4247 │ │ │ │ cmp r3, r2 │ │ │ │ - bhi 8d510 │ │ │ │ - sub r2, r2, #18 │ │ │ │ + bhi 91b20 │ │ │ │ + movw r2, #21006 @ 0x520e │ │ │ │ + movt r2, #16967 @ 0x4247 │ │ │ │ + cmp r3, r2 │ │ │ │ + bhi 91af8 │ │ │ │ + movw r2, #22105 @ 0x5659 │ │ │ │ + movt r2, #12849 @ 0x3231 │ │ │ │ cmp r3, r2 │ │ │ │ - bhi 8d4f0 │ │ │ │ - ldr r2, [pc, #456] @ 8d570 │ │ │ │ movw r0, #1073 @ 0x431 │ │ │ │ - cmp r3, r2 │ │ │ │ movne r0, #0 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - ldr r3, [pc, #440] @ 8d574 │ │ │ │ + b 9194c │ │ │ │ + ldr r3, [pc, #444] @ 91b80 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ blx r3 │ │ │ │ - ldr r2, [pc, #428] @ 8d578 │ │ │ │ - ldr r3, [pc, #428] @ 8d57c │ │ │ │ + ldr r2, [pc, #432] @ 91b84 │ │ │ │ + ldr r3, [pc, #432] @ 91b88 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r1, [r2] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 8d978 │ │ │ │ - bl 8d274 │ │ │ │ + bl 91fe4 │ │ │ │ + bl 9183c │ │ │ │ mov r0, #1 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - ldr r1, [pc, #396] @ 8d580 │ │ │ │ + b 91970 │ │ │ │ + ldr r1, [pc, #400] @ 91b8c │ │ │ │ ldr r0, [r4] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 21df4 │ │ │ │ + bl 21d5c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 8d49c │ │ │ │ + bne 91aa4 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ - vldr s14, [pc, #324] @ 8d554 │ │ │ │ - vmov s15, r2 │ │ │ │ - vldr s0, [pc, #320] @ 8d558 │ │ │ │ - ldr r3, [pc, #360] @ 8d584 │ │ │ │ - vcvt.f32.s32 s13, s15 │ │ │ │ - vldr s15, [pc, #312] @ 8d55c │ │ │ │ + vldr s14, [pc, #336] @ 91b68 │ │ │ │ + vldr s0, [pc, #336] @ 91b6c │ │ │ │ + vmov s13, r2 │ │ │ │ + vldr s15, [pc, #332] @ 91b70 │ │ │ │ + ldr r3, [pc, #360] @ 91b90 │ │ │ │ add r3, pc, r3 │ │ │ │ + vcvt.f32.s32 s13, s13 │ │ │ │ str r2, [r3, #80] @ 0x50 │ │ │ │ vmla.f32 s0, s13, s14 │ │ │ │ vcmpe.f32 s0, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vmovmi.f32 s0, s15 │ │ │ │ - bl 8e290 │ │ │ │ - b 8d37c │ │ │ │ - ldr r1, [pc, #320] @ 8d588 │ │ │ │ + bl 92930 │ │ │ │ + b 9196c │ │ │ │ + ldr r1, [pc, #324] @ 91b94 │ │ │ │ ldr r0, [r4] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 21df4 │ │ │ │ + bl 21d5c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 8d528 │ │ │ │ - ldr r3, [pc, #300] @ 8d58c │ │ │ │ + bne 91b3c │ │ │ │ + ldr r3, [pc, #304] @ 91b98 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ str r3, [r4, #4] │ │ │ │ - b 8d37c │ │ │ │ - ldr r3, [pc, #284] @ 8d590 │ │ │ │ + b 9196c │ │ │ │ + ldr r3, [pc, #288] @ 91b9c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ blx r3 │ │ │ │ mov r0, #1 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - ldr r3, [pc, #264] @ 8d594 │ │ │ │ + b 91970 │ │ │ │ + ldr r3, [pc, #268] @ 91ba0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #44] @ 0x2c │ │ │ │ blx r3 │ │ │ │ mov r0, #1 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - ldr r1, [pc, #244] @ 8d598 │ │ │ │ + b 91970 │ │ │ │ + ldr r1, [pc, #248] @ 91ba4 │ │ │ │ ldr r0, [r4] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 21df4 │ │ │ │ + bl 21d5c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 8d37c │ │ │ │ + bne 9196c │ │ │ │ ldr r2, [r4, #4] │ │ │ │ - vldr s14, [pc, #148] @ 8d554 │ │ │ │ - vmov s15, r2 │ │ │ │ vmov.f32 s0, #112 @ 0x3f800000 1.0 │ │ │ │ - ldr r3, [pc, #208] @ 8d59c │ │ │ │ - vcvt.f32.s32 s13, s15 │ │ │ │ - vldr s15, [pc, #136] @ 8d55c │ │ │ │ + vldr s14, [pc, #156] @ 91b68 │ │ │ │ + vldr s15, [pc, #160] @ 91b70 │ │ │ │ + vmov s13, r2 │ │ │ │ + ldr r3, [pc, #208] @ 91ba8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #84] @ 0x54 │ │ │ │ + vcvt.f32.s32 s13, s13 │ │ │ │ vmla.f32 s0, s13, s14 │ │ │ │ vcmpe.f32 s0, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vmovmi.f32 s0, s15 │ │ │ │ - bl 8e2a4 │ │ │ │ - b 8d37c │ │ │ │ - ldr r1, [pc, #168] @ 8d5a0 │ │ │ │ - ldr r2, [pc, #168] @ 8d5a4 │ │ │ │ + bl 92944 │ │ │ │ + b 9196c │ │ │ │ + movw r1, #44529 @ 0xadf1 │ │ │ │ + movt r1, #48568 @ 0xbdb8 │ │ │ │ + movw r2, #515 @ 0x203 │ │ │ │ + movt r2, #2 │ │ │ │ add r1, r3, r1 │ │ │ │ - lsr r3, r2, r1 │ │ │ │ - tst r3, #1 │ │ │ │ movw r0, #1073 @ 0x431 │ │ │ │ + lsr r2, r2, r1 │ │ │ │ + tst r2, #1 │ │ │ │ moveq r0, #0 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - ldr r2, [pc, #144] @ 8d5a8 │ │ │ │ - movw r0, #1073 @ 0x431 │ │ │ │ + b 9194c │ │ │ │ + movw r2, #48616 @ 0xbde8 │ │ │ │ + movt r2, #44472 @ 0xadb8 │ │ │ │ add r2, r3, r2 │ │ │ │ + movw r0, #1073 @ 0x431 │ │ │ │ bics r3, r2, #8 │ │ │ │ movne r0, #0 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - ldr r1, [pc, #124] @ 8d5ac │ │ │ │ + b 9194c │ │ │ │ + ldr r1, [pc, #104] @ 91bac │ │ │ │ ldr r0, [r4] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 21df4 │ │ │ │ + bl 21d5c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 8d37c │ │ │ │ - ldr r3, [pc, #104] @ 8d5b0 │ │ │ │ + bne 9196c │ │ │ │ + ldr r3, [pc, #84] @ 91bb0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ str r3, [r4, #4] │ │ │ │ - b 8d37c │ │ │ │ + b 9196c │ │ │ │ stccc 7, cr13, [r3], #40 @ 0x28 │ │ │ │ svccc 0x00666666 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andseq ip, ip, r0, asr #1 │ │ │ │ - eoreq r0, fp, r8, ror pc │ │ │ │ - ldrdeq r0, [ip], -r4 @ │ │ │ │ - submi r5, r7, #32, 4 │ │ │ │ - eorscc r5, r1, #93323264 @ 0x5900000 │ │ │ │ - eoreq r0, ip, ip, lsl #17 │ │ │ │ - andeq r1, r0, r4, ror #19 │ │ │ │ - andeq r1, r0, r4, lsl #22 │ │ │ │ - andseq sl, r3, ip, lsl #15 │ │ │ │ - eoreq r0, ip, r4, lsr #16 │ │ │ │ - andseq sl, r3, r8, lsr r7 │ │ │ │ - eoreq r0, ip, r8, ror #15 │ │ │ │ - ldrdeq r0, [ip], -r4 @ │ │ │ │ - strhteq r0, [ip], -ip │ │ │ │ - andseq sl, r3, r4, asr #13 │ │ │ │ - eoreq r0, ip, r4, ror r7 │ │ │ │ - ldclt 13, cr10, [r8, #964]! @ 0x3c4 │ │ │ │ - andeq r0, r2, r3, lsl #4 │ │ │ │ - ldcge 13, cr11, [r8, #928]! @ 0x3a0 │ │ │ │ - andseq sl, r3, r8, lsr r6 │ │ │ │ - eoreq r0, ip, r0, lsl #14 │ │ │ │ + andseq r9, sp, r4, lsr #26 │ │ │ │ + eoreq ip, ip, r0, lsr #19 │ │ │ │ + eoreq ip, sp, r4, ror #5 │ │ │ │ + eoreq ip, sp, r4, lsl #5 │ │ │ │ + ldrdeq r1, [r0], -r0 │ │ │ │ + strdeq r1, [r0], -r0 │ │ │ │ + @ instruction: 0x001483d4 │ │ │ │ + eoreq ip, sp, r0, lsr #4 │ │ │ │ + andseq r8, r4, r0, lsl #7 │ │ │ │ + eoreq ip, sp, r0, ror #3 │ │ │ │ + eoreq ip, sp, ip, asr #3 │ │ │ │ + strhteq ip, [sp], -r4 │ │ │ │ + andseq r8, r4, ip, lsl #6 │ │ │ │ + eoreq ip, sp, r0, ror r1 │ │ │ │ + andseq r8, r4, r4, ror r2 │ │ │ │ + eoreq ip, sp, ip, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ + strd r4, [sp, #-20]! @ 0xffffffec │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str lr, [sp, #16] │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r5, [pc, #108] @ 8d638 │ │ │ │ + ldr r5, [pc, #120] @ 91c4c │ │ │ │ sub sp, sp, #12 │ │ │ │ - add r5, pc, r5 │ │ │ │ - mov r4, r0 │ │ │ │ mvn r1, #0 │ │ │ │ + mov r4, r0 │ │ │ │ + add r5, pc, r5 │ │ │ │ add r0, r5, #16 │ │ │ │ - bl 50d5c │ │ │ │ + bl 528fc │ │ │ │ cmp r0, #0 │ │ │ │ - beq 8d630 │ │ │ │ - ldr r1, [pc, #76] @ 8d63c │ │ │ │ + beq 91c44 │ │ │ │ + ldr r1, [pc, #88] @ 91c50 │ │ │ │ mov r6, #96 @ 0x60 │ │ │ │ mov r7, #128 @ 0x80 │ │ │ │ - add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ strd r6, [r5, #88] @ 0x58 │ │ │ │ - bl b2344 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl b87d4 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 8d614 │ │ │ │ + bne 91c28 │ │ │ │ add sp, sp, #12 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ - ldr r2, [pc, #36] @ 8d640 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + add sp, sp, #16 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r2, [pc, #36] @ 91c54 │ │ │ │ mov r3, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #3 │ │ │ │ str r6, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mvn r0, #0 │ │ │ │ - b 8d60c │ │ │ │ - eoreq r0, ip, r8, ror r6 │ │ │ │ - eoreq lr, sl, r4, ror #11 │ │ │ │ - andseq r0, r5, r8, asr r0 │ │ │ │ - ldr r3, [pc, #84] @ 8d6a0 │ │ │ │ - ldr r2, [pc, #84] @ 8d6a4 │ │ │ │ + b 91c14 │ │ │ │ + eoreq ip, sp, r8, rrx │ │ │ │ + eoreq r9, ip, r4, ror #31 │ │ │ │ + andseq sp, r5, r8, lsl #25 │ │ │ │ + ldr r3, [pc, #104] @ 91cc8 │ │ │ │ + ldr r2, [pc, #104] @ 91ccc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r4, [pc, #48] @ 8d6a8 │ │ │ │ + ldr r4, [pc, #60] @ 91cd0 │ │ │ │ mov r5, #0 │ │ │ │ add r4, pc, r4 │ │ │ │ add r0, r4, #16 │ │ │ │ - bl 51344 │ │ │ │ + bl 52f44 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ str r5, [r4] │ │ │ │ - bl 2189c │ │ │ │ + bl 21804 │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ str r5, [r4, #60] @ 0x3c │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - eoreq r0, fp, r4, ror ip │ │ │ │ - muleq r0, ip, ip │ │ │ │ - eoreq r0, ip, ip, asr #11 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + eoreq ip, ip, r0, ror r6 │ │ │ │ + andeq r1, r0, r8, lsl #25 │ │ │ │ + strhteq fp, [sp], -r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - ldr r3, [pc, #76] @ 8d710 │ │ │ │ - ldr r4, [pc, #76] @ 8d714 │ │ │ │ + ldr r3, [pc, #104] @ 91d58 │ │ │ │ + ldr r4, [pc, #104] @ 91d5c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #48] @ 0x30 │ │ │ │ blx r3 │ │ │ │ - add r4, pc, r4 │ │ │ │ tst r0, #2 │ │ │ │ - bne 8d6ec │ │ │ │ + add r4, pc, r4 │ │ │ │ + bne 91d2c │ │ │ │ tst r0, #1 │ │ │ │ - popeq {r4, pc} │ │ │ │ - pop {r4, lr} │ │ │ │ - b 8d274 │ │ │ │ - ldr r2, [pc, #36] @ 8d718 │ │ │ │ - ldr r3, [pc, #36] @ 8d71c │ │ │ │ + bne 91d1c │ │ │ │ + ldr r4, [sp] │ │ │ │ + add sp, sp, #4 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + add sp, sp, #8 │ │ │ │ + b 9183c │ │ │ │ + ldr r2, [pc, #44] @ 91d60 │ │ │ │ + ldr r3, [pc, #44] @ 91d64 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r2] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 8d978 │ │ │ │ - pop {r4, lr} │ │ │ │ - b 8d274 │ │ │ │ - eoreq r0, ip, r0, lsl #11 │ │ │ │ - strdeq r0, [fp], -r0 @ │ │ │ │ - andeq r1, r0, r4, ror #19 │ │ │ │ - andeq r1, r0, r4, lsl #22 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + bl 91fe4 │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + add sp, sp, #8 │ │ │ │ + b 9183c │ │ │ │ + eoreq fp, sp, r4, asr pc │ │ │ │ + ldrdeq ip, [ip], -r0 @ │ │ │ │ + ldrdeq r1, [r0], -r0 │ │ │ │ + strdeq r1, [r0], -r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ vpush {d8} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r4, [pc, #396] @ 8d8c8 │ │ │ │ + ldr r4, [pc, #408] @ 91f24 │ │ │ │ sub sp, sp, #8 │ │ │ │ + ldr ip, [sp, #36] @ 0x24 │ │ │ │ + ldr r5, [pc, #400] @ 91f28 │ │ │ │ add r4, pc, r4 │ │ │ │ - mov lr, r2 │ │ │ │ - mov r2, r3 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - str r3, [sp] │ │ │ │ + add r6, r4, #16 │ │ │ │ + str ip, [sp] │ │ │ │ mov ip, r1 │ │ │ │ + mov r1, r2 │ │ │ │ + mov r2, r3 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ str r0, [r4, #100] @ 0x64 │ │ │ │ - add r6, r4, #16 │ │ │ │ + add r5, pc, r5 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ + str ip, [r4, #96] @ 0x60 │ │ │ │ str r0, [r4, #104] @ 0x68 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - mov r1, lr │ │ │ │ mov r0, r6 │ │ │ │ - str ip, [r4, #96] @ 0x60 │ │ │ │ - bl 50fd0 │ │ │ │ - ldr r5, [pc, #332] @ 8d8cc │ │ │ │ - add r5, pc, r5 │ │ │ │ + bl 52bb0 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 8d8b4 │ │ │ │ + blt 91f10 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ cmn r0, #1 │ │ │ │ - beq 8d8b4 │ │ │ │ + beq 91f10 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 8d7ac │ │ │ │ - bl 2189c │ │ │ │ - ldr r4, [pc, #284] @ 8d8d0 │ │ │ │ - ldr ip, [pc, #284] @ 8d8d4 │ │ │ │ + beq 91df8 │ │ │ │ + bl 21804 │ │ │ │ + ldr r4, [pc, #300] @ 91f2c │ │ │ │ add r4, pc, r4 │ │ │ │ + ldr ip, [r4, #88] @ 0x58 │ │ │ │ ldr r3, [r4, #92] @ 0x5c │ │ │ │ - ldr r2, [r4, #104] @ 0x68 │ │ │ │ ldr r1, [r4, #96] @ 0x60 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - str ip, [sp, #4] │ │ │ │ - ldr ip, [r4, #88] @ 0x58 │ │ │ │ + ldr r2, [r4, #104] @ 0x68 │ │ │ │ str ip, [sp] │ │ │ │ - bl f06c4 │ │ │ │ + movw ip, #14425 @ 0x3859 │ │ │ │ + movt ip, #8224 @ 0x2020 │ │ │ │ + str ip, [sp, #4] │ │ │ │ + bl f9dec │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r4, #60] @ 0x3c │ │ │ │ - beq 8d8a0 │ │ │ │ + beq 91efc │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r6, [r4, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ - beq 8d88c │ │ │ │ - ldr r4, [pc, #220] @ 8d8d8 │ │ │ │ - ldr r2, [pc, #220] @ 8d8dc │ │ │ │ - ldr r3, [pc, #220] @ 8d8e0 │ │ │ │ + beq 91ee8 │ │ │ │ + ldr r4, [pc, #228] @ 91f30 │ │ │ │ + ldr r2, [pc, #228] @ 91f34 │ │ │ │ + ldr r3, [pc, #228] @ 91f38 │ │ │ │ add r4, pc, r4 │ │ │ │ + vldr s17, [pc, #188] @ 91f18 │ │ │ │ str r6, [r4, #64] @ 0x40 │ │ │ │ ldr r6, [r5, r2] │ │ │ │ ldr r5, [r5, r3] │ │ │ │ + vldr s16, [pc, #176] @ 91f1c │ │ │ │ ldr r1, [r6] │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 8dad0 │ │ │ │ + bl 9214c │ │ │ │ ldr r1, [r4, #88] @ 0x58 │ │ │ │ ldr r0, [r4, #92] @ 0x5c │ │ │ │ - bl 8e2b8 │ │ │ │ + bl 92958 │ │ │ │ vldr s15, [r4, #80] @ 0x50 │ │ │ │ - vldr s17, [pc, #136] @ 8d8bc │ │ │ │ - vldr s0, [pc, #136] @ 8d8c0 │ │ │ │ + vldr s0, [pc, #148] @ 91f20 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - vldr s16, [pc, #132] @ 8d8c4 │ │ │ │ vmla.f32 s0, s15, s17 │ │ │ │ vcmpe.f32 s0, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vmovmi.f32 s0, s16 │ │ │ │ - bl 8e290 │ │ │ │ - vmov.f32 s0, #112 @ 0x3f800000 1.0 │ │ │ │ + bl 92930 │ │ │ │ vldr s15, [r4, #84] @ 0x54 │ │ │ │ + vmov.f32 s0, #112 @ 0x3f800000 1.0 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vmla.f32 s0, s15, s17 │ │ │ │ vcmpe.f32 s0, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vmovmi.f32 s0, s16 │ │ │ │ - bl 8e2a4 │ │ │ │ + bl 92944 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r1, [r6] │ │ │ │ - bl 8d978 │ │ │ │ + bl 91fe4 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ vpop {d8} │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r1, [r4, #88] @ 0x58 │ │ │ │ mov r0, r6 │ │ │ │ - bl 25460 │ │ │ │ + bl 2538c │ │ │ │ str r0, [r4] │ │ │ │ - b 8d7f4 │ │ │ │ - ldr r2, [pc, #60] @ 8d8e4 │ │ │ │ + b 91e44 │ │ │ │ + ldr r2, [pc, #56] @ 91f3c │ │ │ │ mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ mvn r0, #0 │ │ │ │ - b 8d880 │ │ │ │ + b 91ed0 │ │ │ │ stccc 7, cr13, [r3], #40 @ 0x28 │ │ │ │ - svccc 0x00666666 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - eoreq r0, ip, r8, lsl #10 │ │ │ │ - eoreq r0, fp, r4, asr #22 │ │ │ │ - mlaeq ip, r0, r4, r0 │ │ │ │ - eorcs r3, r0, r9, asr r8 │ │ │ │ - eoreq r0, ip, r4, asr #8 │ │ │ │ - andeq r1, r0, r4, ror #19 │ │ │ │ - andeq r1, r0, r4, lsl #22 │ │ │ │ - @ instruction: 0x0014fed0 │ │ │ │ + svccc 0x00666666 │ │ │ │ + strhteq fp, [sp], -r0 │ │ │ │ + eoreq ip, ip, ip, lsl r5 │ │ │ │ + eoreq fp, sp, r8, asr #28 │ │ │ │ + strdeq fp, [sp], -r4 @ │ │ │ │ + ldrdeq r1, [r0], -r0 │ │ │ │ + strdeq r1, [r0], -r0 │ │ │ │ + andseq sp, r5, r0, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r3, [pc, #112] @ 8d970 │ │ │ │ + ldr r3, [pc, #124] @ 91fdc │ │ │ │ add r3, pc, r3 │ │ │ │ ldm r3, {r5, r6} │ │ │ │ mul r6, r6, r5 │ │ │ │ cmp r6, #0 │ │ │ │ - ble 8d930 │ │ │ │ + ble 91f90 │ │ │ │ ldr r4, [r3, #8] │ │ │ │ sub r4, r4, #1 │ │ │ │ add r6, r4, r6 │ │ │ │ - bl 24338 │ │ │ │ + bl 24270 │ │ │ │ asr r0, r0, #8 │ │ │ │ strb r0, [r4, #1]! │ │ │ │ cmp r4, r6 │ │ │ │ - bne 8d91c │ │ │ │ + bne 91f7c │ │ │ │ cmp r5, #0 │ │ │ │ - pople {r4, r5, r6, pc} │ │ │ │ - ldr r3, [pc, #52] @ 8d974 │ │ │ │ + ble 91fcc │ │ │ │ + ldr r3, [pc, #64] @ 91fe0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3, #12] │ │ │ │ add r5, r4, r5 │ │ │ │ - sub r5, r5, #1 │ │ │ │ sub r4, r4, #1 │ │ │ │ - bl 24338 │ │ │ │ + sub r5, r5, #1 │ │ │ │ + bl 24270 │ │ │ │ cmn r0, #-1073741822 @ 0xc0000002 │ │ │ │ movle r0, #0 │ │ │ │ movgt r0, #1 │ │ │ │ strb r0, [r4, #1]! │ │ │ │ cmp r4, r5 │ │ │ │ - bne 8d950 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - strhteq r0, [ip], -r4 │ │ │ │ - eoreq r0, ip, r4, ror r3 │ │ │ │ + bne 91fb0 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + eoreq fp, sp, r4, asr sp │ │ │ │ + eoreq fp, sp, r4, lsl sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, lr} │ │ │ │ + strd r4, [sp, #-12]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #8] │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ - ldr r3, [pc, #288] @ 8dab0 │ │ │ │ - vldr d4, [pc, #276] @ 8daa8 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldrd r2, [r3] │ │ │ │ + ldr lr, [pc, #304] @ 92130 │ │ │ │ sub sp, sp, #76 @ 0x4c │ │ │ │ - add r2, r2, r2, lsr #31 │ │ │ │ - asr r2, r2, #1 │ │ │ │ - vmov s15, r2 │ │ │ │ - add r3, r3, r3, lsr #31 │ │ │ │ - asr r3, r3, #1 │ │ │ │ - vcvt.f64.s32 d6, s15 │ │ │ │ - vmov s15, r3 │ │ │ │ - mov r2, #1124073472 @ 0x43000000 │ │ │ │ - ldr ip, [pc, #240] @ 8dab4 │ │ │ │ - vcvt.f64.s32 d7, s15 │ │ │ │ - vdiv.f64 d5, d4, d6 │ │ │ │ - str r2, [sp, #64] @ 0x40 │ │ │ │ - ldr r2, [pc, #228] @ 8dab8 │ │ │ │ - add ip, pc, ip │ │ │ │ - vdiv.f64 d6, d4, d7 │ │ │ │ - ldr r2, [ip, r2] │ │ │ │ - ldr r4, [pc, #216] @ 8dabc │ │ │ │ - ldr r2, [r2] │ │ │ │ - str r2, [sp, #68] @ 0x44 │ │ │ │ - mov r2, #0 │ │ │ │ - mov r2, #1065353216 @ 0x3f800000 │ │ │ │ - ldr ip, [pc, #200] @ 8dac0 │ │ │ │ - mov r3, #0 │ │ │ │ + mov ip, #0 │ │ │ │ + ldr r2, [pc, #296] @ 92134 │ │ │ │ + ldr r3, [pc, #296] @ 92138 │ │ │ │ + add lr, pc, lr │ │ │ │ + vldr d19, [pc, #272] @ 92128 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r4, [pc, #284] @ 9213c │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + mov r2, r0 │ │ │ │ + ldr r0, [lr] │ │ │ │ add r4, pc, r4 │ │ │ │ - str r2, [sp, #44] @ 0x2c │ │ │ │ - ldr r2, [pc, #188] @ 8dac4 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - str r3, [sp, #12] │ │ │ │ - str r3, [sp, #16] │ │ │ │ - str r3, [sp, #20] │ │ │ │ - str r3, [sp, #28] │ │ │ │ - str r3, [sp, #32] │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - str r3, [sp, #56] @ 0x38 │ │ │ │ - str r2, [sp, #48] @ 0x30 │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ + ldr r3, [r3] │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ + mov r3, #0 │ │ │ │ mov r3, r1 │ │ │ │ - mov r2, r0 │ │ │ │ - vcvt.f32.f64 s10, d5 │ │ │ │ - vcvt.f32.f64 s12, d6 │ │ │ │ - vstr s10, [sp, #4] │ │ │ │ - vstr s12, [sp, #24] │ │ │ │ + str ip, [sp, #8] │ │ │ │ + mov r1, #1124073472 @ 0x43000000 │ │ │ │ + str ip, [sp, #12] │ │ │ │ + add r0, r0, r0, lsr #31 │ │ │ │ + str ip, [sp, #16] │ │ │ │ + str ip, [sp, #20] │ │ │ │ + asr r0, r0, #1 │ │ │ │ + str r1, [sp, #64] @ 0x40 │ │ │ │ + ldr r1, [lr, #4] │ │ │ │ + str ip, [sp, #28] │ │ │ │ + vmov s15, r0 │ │ │ │ + str ip, [sp, #32] │ │ │ │ + str ip, [sp, #36] @ 0x24 │ │ │ │ + add r1, r1, r1, lsr #31 │ │ │ │ + str ip, [sp, #40] @ 0x28 │ │ │ │ + str ip, [sp, #52] @ 0x34 │ │ │ │ + asr r1, r1, #1 │ │ │ │ + str ip, [sp, #56] @ 0x38 │ │ │ │ + str ip, [sp, #60] @ 0x3c │ │ │ │ + ldr ip, [pc, #176] @ 92140 │ │ │ │ + vcvt.f64.s32 d17, s15 │ │ │ │ + vmov s15, r1 │ │ │ │ + mov r1, #1065353216 @ 0x3f800000 │ │ │ │ + str r1, [sp, #44] @ 0x2c │ │ │ │ + mov r1, #0 │ │ │ │ + movt r1, #49024 @ 0xbf80 │ │ │ │ + str r1, [sp, #48] @ 0x30 │ │ │ │ + vcvt.f64.s32 d16, s15 │ │ │ │ + vdiv.f64 d7, d19, d17 │ │ │ │ + vdiv.f64 d17, d19, d16 │ │ │ │ + vcvt.f32.f64 s14, d7 │ │ │ │ + vcvt.f32.f64 s15, d17 │ │ │ │ + vstr s14, [sp, #4] │ │ │ │ + vstr s15, [sp, #24] │ │ │ │ ldr r1, [r4, ip] │ │ │ │ ldr r5, [r1] │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r1 │ │ │ │ blx r5 │ │ │ │ - ldr r3, [pc, #96] @ 8dac8 │ │ │ │ + ldr r3, [pc, #100] @ 92144 │ │ │ │ add r0, sp, #4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ blx r3 │ │ │ │ - ldr r2, [pc, #80] @ 8dacc │ │ │ │ - ldr r3, [pc, #56] @ 8dab8 │ │ │ │ + ldr r2, [pc, #84] @ 92148 │ │ │ │ + ldr r3, [pc, #64] @ 92138 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 8daa0 │ │ │ │ + bne 92120 │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ - pop {r4, r5, pc} │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #8 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ nop {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ subsmi r0, lr, r0 │ │ │ │ - eoreq r0, ip, r0, lsr #6 │ │ │ │ - strdeq r0, [fp], -r0 @ │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq r0, fp, r8, asr #17 │ │ │ │ - andeq r1, r0, ip, asr #20 │ │ │ │ - svclt 0x00800000 │ │ │ │ - andeq r1, r0, ip, ror sl │ │ │ │ - eoreq r0, fp, r4, asr #16 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ + eoreq fp, sp, r4, lsr #25 │ │ │ │ + strhteq ip, [ip], -ip │ │ │ │ + muleq r0, ip, ip │ │ │ │ + eoreq ip, ip, r8, lsr #5 │ │ │ │ + andeq r1, r0, r8, lsr sl │ │ │ │ + andeq r1, r0, r8, ror #20 │ │ │ │ + ldrdeq ip, [ip], -ip @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ + strd r4, [sp, #-20]! @ 0xffffffec │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str lr, [sp, #16] │ │ │ │ vpush {d8} │ │ │ │ sub ip, sp, ip │ │ │ │ - str r0, [ip, #4032] @ 0xfc0 │ │ │ │ - ldr r4, [pc, #284] @ 8dc08 │ │ │ │ + str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r5, r0 │ │ │ │ + ldr r4, [pc, #292] @ 9229c │ │ │ │ mov r6, r1 │ │ │ │ - bl 8d8e8 │ │ │ │ - ldr lr, [pc, #268] @ 8dc0c │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr ip, [pc, #264] @ 8dc10 │ │ │ │ - ldr lr, [r4, lr] │ │ │ │ - add ip, pc, ip │ │ │ │ + bl 91f40 │ │ │ │ + ldr r3, [pc, #284] @ 922a0 │ │ │ │ mov r1, #0 │ │ │ │ - movw r9, #5121 @ 0x1401 │ │ │ │ - movw r8, #6409 @ 0x1909 │ │ │ │ - mov r7, #64 @ 0x40 │ │ │ │ + movw r0, #3553 @ 0xde1 │ │ │ │ + ldr r2, [pc, #276] @ 922a4 │ │ │ │ + add r4, pc, r4 │ │ │ │ + vldr s16, [pc, #252] @ 92294 │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r4, r2] │ │ │ │ + str r3, [sp, #16] │ │ │ │ + movw r3, #5121 @ 0x1401 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + movw r3, #6409 @ 0x1909 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + mov r3, #64 @ 0x40 │ │ │ │ + ldr r7, [r2] │ │ │ │ mov r2, #1 │ │ │ │ - str r1, [sp, #4] │ │ │ │ - strd r8, [sp, #8] │ │ │ │ - str r7, [sp] │ │ │ │ + str r3, [sp] │ │ │ │ mov r3, #128 @ 0x80 │ │ │ │ - ldr r7, [lr] │ │ │ │ - movw r0, #3553 @ 0xde1 │ │ │ │ - str ip, [sp, #16] │ │ │ │ + str r1, [sp, #4] │ │ │ │ blx r7 │ │ │ │ - ldr r3, [pc, #204] @ 8dc14 │ │ │ │ - vldr s16, [pc, #180] @ 8dc00 │ │ │ │ - ldr r7, [r4, r3] │ │ │ │ - movw r1, #10241 @ 0x2801 │ │ │ │ + ldr r3, [pc, #212] @ 922a8 │ │ │ │ vmov.f32 s0, s16 │ │ │ │ - ldr r3, [r7] │ │ │ │ + movw r1, #10241 @ 0x2801 │ │ │ │ movw r0, #3553 @ 0xde1 │ │ │ │ + ldr r7, [r4, r3] │ │ │ │ + ldr r3, [r7] │ │ │ │ blx r3 │ │ │ │ - vmov.f32 s0, s16 │ │ │ │ ldr r3, [r7] │ │ │ │ + vmov.f32 s0, s16 │ │ │ │ mov r1, #10240 @ 0x2800 │ │ │ │ movw r0, #3553 @ 0xde1 │ │ │ │ blx r3 │ │ │ │ - ldr r3, [pc, #156] @ 8dc18 │ │ │ │ - vldr s3, [pc, #132] @ 8dc04 │ │ │ │ + ldr r3, [pc, #168] @ 922ac │ │ │ │ + vldr s3, [pc, #144] @ 92298 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ vmov.f32 s2, s3 │ │ │ │ vmov.f32 s1, s3 │ │ │ │ vmov.f32 s0, s3 │ │ │ │ ldr r3, [r3] │ │ │ │ blx r3 │ │ │ │ - ldr r3, [pc, #128] @ 8dc1c │ │ │ │ + ldr r3, [pc, #140] @ 922b0 │ │ │ │ mov r2, #8448 @ 0x2100 │ │ │ │ - ldr r3, [r4, r3] │ │ │ │ mov r1, #8704 @ 0x2200 │ │ │ │ - ldr r3, [r3] │ │ │ │ mov r0, #8960 @ 0x2300 │ │ │ │ + ldr r3, [r4, r3] │ │ │ │ + ldr r3, [r3] │ │ │ │ blx r3 │ │ │ │ - ldr r3, [pc, #104] @ 8dc20 │ │ │ │ + ldr r3, [pc, #116] @ 922b4 │ │ │ │ movw r0, #3042 @ 0xbe2 │ │ │ │ ldr r7, [r4, r3] │ │ │ │ ldr r3, [r7] │ │ │ │ blx r3 │ │ │ │ ldr r3, [r7] │ │ │ │ movw r0, #3553 @ 0xde1 │ │ │ │ blx r3 │ │ │ │ - ldr r3, [pc, #76] @ 8dc24 │ │ │ │ + ldr r3, [pc, #88] @ 922b8 │ │ │ │ mov r1, #1 │ │ │ │ - ldr r3, [r4, r3] │ │ │ │ mov r0, r1 │ │ │ │ + ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ blx r3 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #28 │ │ │ │ vpop {d8} │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 8d978 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr lr, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + b 91fe4 │ │ │ │ ldrmi r0, [r8], -r0, lsl #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - eoreq r0, fp, r4, asr #15 │ │ │ │ - @ instruction: 0x000015b4 │ │ │ │ - andseq fp, ip, r8, lsl r9 │ │ │ │ - andeq r1, r0, r4, lsr #16 │ │ │ │ - andeq r1, r0, ip, lsl ip │ │ │ │ - strdeq r1, [r0], -r4 │ │ │ │ - andeq r1, r0, ip, lsr ip │ │ │ │ - ldrdeq r1, [r0], -ip │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + eoreq ip, ip, r4, asr #2 │ │ │ │ + @ instruction: 0x001d94dc │ │ │ │ + andeq r1, r0, r0, lsr #11 │ │ │ │ + andeq r1, r0, r0, lsl r8 │ │ │ │ + andeq r1, r0, r8, lsl #24 │ │ │ │ + andeq r1, r0, r0, ror #25 │ │ │ │ + andeq r1, r0, r8, lsr #24 │ │ │ │ + andeq r1, r0, r8, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ vpush {d8-d15} │ │ │ │ sub ip, sp, ip │ │ │ │ - str r0, [ip, #3984] @ 0xf90 │ │ │ │ - ldr r4, [pc, #1120] @ 8e0a4 │ │ │ │ - ldr r3, [pc, #1120] @ 8e0a8 │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r4, r3] │ │ │ │ - sub sp, sp, #12 │ │ │ │ - ldr r3, [r3] │ │ │ │ + str r0, [ip, #3976] @ 0xf88 │ │ │ │ + ldr r6, [pc, #1100] @ 92734 │ │ │ │ + sub sp, sp, #20 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, #16384 @ 0x4000 │ │ │ │ - vmov.f64 d10, d0 │ │ │ │ + ldr r3, [pc, #1088] @ 92738 │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r3, [r6, r3] │ │ │ │ + vstr d0, [sp, #8] │ │ │ │ + ldr r3, [r3] │ │ │ │ blx r3 │ │ │ │ - ldr r3, [pc, #1088] @ 8e0ac │ │ │ │ + ldr r3, [pc, #1068] @ 9273c │ │ │ │ mov r0, #7 │ │ │ │ - ldr r3, [r4, r3] │ │ │ │ + ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ blx r3 │ │ │ │ - ldr r3, [pc, #1072] @ 8e0b0 │ │ │ │ + ldr r3, [pc, #1052] @ 92740 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ add r3, r3, r3, lsr #31 │ │ │ │ - asr r6, r3, #1 │ │ │ │ - rsb r3, r6, #0 │ │ │ │ - cmp r6, r3 │ │ │ │ - ble 8e124 │ │ │ │ - vldr d9, [pc, #992] @ 8e080 │ │ │ │ - vldr s27, [pc, #1004] @ 8e090 │ │ │ │ - mov r7, r4 │ │ │ │ - vldr d8, [pc, #988] @ 8e088 │ │ │ │ + asr r4, r3, #1 │ │ │ │ + rsb r3, r4, #0 │ │ │ │ + cmp r4, r3 │ │ │ │ + ble 927a0 │ │ │ │ + vldr s26, [pc, #988] @ 92720 │ │ │ │ mov r5, #0 │ │ │ │ - mov r8, r6 │ │ │ │ - mov r4, fp │ │ │ │ - ldr r3, [pc, #1016] @ 8e0b4 │ │ │ │ + vldr s25, [pc, #984] @ 92724 │ │ │ │ + vldr s24, [pc, #984] @ 92728 │ │ │ │ + vldr s23, [pc, #984] @ 9272c │ │ │ │ + ldr r3, [pc, #1004] @ 92744 │ │ │ │ ldr r2, [pc, r3] │ │ │ │ add r3, r2, r2, lsr #31 │ │ │ │ asr r3, r3, #1 │ │ │ │ - rsb fp, r3, #0 │ │ │ │ - cmp fp, r3 │ │ │ │ - bge 8e0fc │ │ │ │ - vmov s15, r8 │ │ │ │ - ldr r0, [pc, #988] @ 8e0b8 │ │ │ │ - ldr r1, [pc, #988] @ 8e0bc │ │ │ │ - ldr r3, [pc, #988] @ 8e0c0 │ │ │ │ - ldr r6, [r7, r0] │ │ │ │ - ldr sl, [r7, r1] │ │ │ │ - ldr r9, [r7, r3] │ │ │ │ - vcvt.f32.s32 s25, s15 │ │ │ │ - str r8, [sp] │ │ │ │ - vldr s26, [pc, #920] @ 8e094 │ │ │ │ - mov r8, r4 │ │ │ │ - str r7, [sp, #4] │ │ │ │ - b 8df20 │ │ │ │ - add r2, ip, r2 │ │ │ │ + rsb r9, r3, #0 │ │ │ │ + cmp r9, r3 │ │ │ │ + bge 9277c │ │ │ │ + vmov s15, r4 │ │ │ │ + ldr r0, [pc, #976] @ 92748 │ │ │ │ + ldr r1, [pc, #976] @ 9274c │ │ │ │ + ldr r3, [pc, #976] @ 92750 │ │ │ │ + ldr sl, [r6, r0] │ │ │ │ + ldr r8, [r6, r1] │ │ │ │ + vcvt.f32.s32 s22, s15 │ │ │ │ + ldr r7, [r6, r3] │ │ │ │ + stm sp, {r4, r6} │ │ │ │ + vldr s27, [pc, #920] @ 92730 │ │ │ │ + vldr d9, [pc, #884] @ 92710 │ │ │ │ + b 925c0 │ │ │ │ + add r2, r0, r2 │ │ │ │ ldrb r2, [r2, r5] │ │ │ │ cmp r2, #9 │ │ │ │ movhi r2, #0 │ │ │ │ movls r2, #1 │ │ │ │ - cmp r1, #9 │ │ │ │ - vldrle s15, [pc, #884] @ 8e098 │ │ │ │ - bgt 8e054 │ │ │ │ - vmul.f32 s14, s14, s15 │ │ │ │ + cmp ip, #9 │ │ │ │ + vmovle.f32 s14, s27 │ │ │ │ + bgt 926e0 │ │ │ │ + vmul.f32 s15, s15, s14 │ │ │ │ cmp r2, #0 │ │ │ │ - vcvt.s32.f32 s15, s14 │ │ │ │ - vmov r7, s15 │ │ │ │ - beq 8de08 │ │ │ │ + vcvt.s32.f32 s15, s15 │ │ │ │ + vmov r6, s15 │ │ │ │ + beq 924a0 │ │ │ │ + vmov.f32 s29, #112 @ 0x3f800000 1.0 │ │ │ │ mov r2, #204 @ 0xcc │ │ │ │ + ldr ip, [sl] │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r2 │ │ │ │ - ldr ip, [r6] │ │ │ │ + vmov.f32 s28, #0 @ 0x40000000 2.0 │ │ │ │ mov r3, #255 @ 0xff │ │ │ │ blx ip │ │ │ │ + ldr r3, [r8] │ │ │ │ vmov.f32 s1, #110 @ 0x3f700000 0.9375000 │ │ │ │ vmov.f32 s0, #111 @ 0x3f780000 0.9687500 │ │ │ │ - vmov.f32 s28, #112 @ 0x3f800000 1.0 │ │ │ │ - ldr r3, [sl] │ │ │ │ blx r3 │ │ │ │ - vmov.f32 s24, #0 @ 0x40000000 2.0 │ │ │ │ - vsub.f32 s29, s23, s28 │ │ │ │ - vadd.f32 s28, s25, s28 │ │ │ │ - vmov.f32 s2, s22 │ │ │ │ - ldr r3, [r9] │ │ │ │ - vmov.f32 s0, s29 │ │ │ │ - vmov.f32 s1, s28 │ │ │ │ + vsub.f32 s30, s17, s29 │ │ │ │ + vadd.f32 s29, s22, s29 │ │ │ │ + ldr r3, [r7] │ │ │ │ + vmov.f32 s2, s16 │ │ │ │ + vmov.f32 s1, s29 │ │ │ │ + vmov.f32 s0, s30 │ │ │ │ blx r3 │ │ │ │ + ldr r3, [r8] │ │ │ │ vmov.f32 s1, #110 @ 0x3f700000 0.9375000 │ │ │ │ - vmov.f32 s0, s27 │ │ │ │ - ldr r3, [sl] │ │ │ │ + vmov.f32 s0, s26 │ │ │ │ blx r3 │ │ │ │ - vadd.f32 s30, s23, s24 │ │ │ │ - vmov.f32 s2, s22 │ │ │ │ - vmov.f32 s1, s28 │ │ │ │ - ldr r3, [r9] │ │ │ │ - vmov.f32 s0, s30 │ │ │ │ + vmov.f32 s1, s29 │ │ │ │ + vadd.f32 s29, s17, s28 │ │ │ │ + ldr r3, [r7] │ │ │ │ + vmov.f32 s2, s16 │ │ │ │ + vmov.f32 s0, s29 │ │ │ │ blx r3 │ │ │ │ - vmov.f32 s1, s26 │ │ │ │ - vmov.f32 s0, s27 │ │ │ │ - ldr r3, [sl] │ │ │ │ + ldr r3, [r8] │ │ │ │ + vmov.f32 s1, s25 │ │ │ │ + vmov.f32 s0, s26 │ │ │ │ blx r3 │ │ │ │ - vsub.f32 s24, s25, s24 │ │ │ │ - vmov.f32 s2, s22 │ │ │ │ - vmov.f32 s0, s30 │ │ │ │ - ldr r3, [r9] │ │ │ │ - vmov.f32 s1, s24 │ │ │ │ + vsub.f32 s28, s22, s28 │ │ │ │ + ldr r3, [r7] │ │ │ │ + vmov.f32 s2, s16 │ │ │ │ + vmov.f32 s0, s29 │ │ │ │ + vmov.f32 s1, s28 │ │ │ │ blx r3 │ │ │ │ + ldr r3, [r8] │ │ │ │ vmov.f32 s0, #111 @ 0x3f780000 0.9687500 │ │ │ │ - vmov.f32 s1, s26 │ │ │ │ - ldr r3, [sl] │ │ │ │ + vmov.f32 s1, s25 │ │ │ │ blx r3 │ │ │ │ - vmov.f32 s2, s22 │ │ │ │ - vmov.f32 s1, s24 │ │ │ │ - vmov.f32 s0, s29 │ │ │ │ - ldr r3, [r9] │ │ │ │ + ldr r3, [r7] │ │ │ │ + vmov.f32 s2, s16 │ │ │ │ + vmov.f32 s1, s28 │ │ │ │ + vmov.f32 s0, s30 │ │ │ │ blx r3 │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ - add r7, r7, r2 │ │ │ │ - cmp r7, #255 @ 0xff │ │ │ │ - movge r7, #255 @ 0xff │ │ │ │ - ldr r3, [pc, #692] @ 8e0c4 │ │ │ │ - vmov.f32 s13, #24 @ 0x40c00000 6.0 │ │ │ │ + add r6, r6, r2 │ │ │ │ + cmp r6, #255 @ 0xff │ │ │ │ + movge r6, #255 @ 0xff │ │ │ │ + movw r3, #52429 @ 0xcccd │ │ │ │ + movt r3, #52428 @ 0xcccc │ │ │ │ + vmov.f32 s12, #24 @ 0x40c00000 6.0 │ │ │ │ + vmov.f32 s13, #36 @ 0x41200000 10.0 │ │ │ │ + ldr ip, [sl] │ │ │ │ + uxtb r1, r6 │ │ │ │ umull r0, r3, r3, r4 │ │ │ │ - vmov.f32 s14, #36 @ 0x41200000 10.0 │ │ │ │ - vmov.f32 s30, #112 @ 0x3f800000 1.0 │ │ │ │ - mov r0, r2 │ │ │ │ + vmov.f32 s31, #112 @ 0x3f800000 1.0 │ │ │ │ + add r9, r9, #1 │ │ │ │ + add r5, r5, #1 │ │ │ │ lsr r3, r3, #3 │ │ │ │ + add r0, r3, r3, lsl #2 │ │ │ │ vmov s15, r3 │ │ │ │ - add r3, r3, r3, lsl #2 │ │ │ │ - sub r3, r4, r3, lsl #1 │ │ │ │ - vcvt.f32.s32 s12, s15 │ │ │ │ - vmov s15, r3 │ │ │ │ - uxtb r1, r7 │ │ │ │ mov r3, #255 @ 0xff │ │ │ │ + sub r0, r4, r0, lsl #1 │ │ │ │ + vcvt.f32.s32 s14, s15 │ │ │ │ + vmov s15, r0 │ │ │ │ + mov r0, r2 │ │ │ │ + vdiv.f32 s29, s14, s12 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - vdiv.f32 s28, s12, s13 │ │ │ │ - ldr r4, [r6] │ │ │ │ - add fp, fp, #1 │ │ │ │ - add r5, r5, #1 │ │ │ │ - vdiv.f32 s24, s15, s14 │ │ │ │ - blx r4 │ │ │ │ - ldr r3, [sl] │ │ │ │ - vmov.f32 s1, s28 │ │ │ │ - vmov.f32 s0, s24 │ │ │ │ + vdiv.f32 s28, s15, s13 │ │ │ │ + blx ip │ │ │ │ + ldr r3, [r8] │ │ │ │ + vmov.f32 s1, s29 │ │ │ │ + vmov.f32 s0, s28 │ │ │ │ blx r3 │ │ │ │ - vmov.f32 s2, s22 │ │ │ │ - vmov.f32 s1, s25 │ │ │ │ - vmov.f32 s0, s23 │ │ │ │ - ldr r3, [r9] │ │ │ │ + ldr r3, [r7] │ │ │ │ + vmov.f32 s2, s16 │ │ │ │ + vmov.f32 s1, s22 │ │ │ │ + vmov.f32 s0, s17 │ │ │ │ blx r3 │ │ │ │ - vcvt.f64.f32 d7, s24 │ │ │ │ - vmov.f32 s1, s28 │ │ │ │ - ldr r3, [sl] │ │ │ │ - vadd.f64 d7, d7, d9 │ │ │ │ - vcvt.f32.f64 s29, d7 │ │ │ │ - vmov.f32 s0, s29 │ │ │ │ + vcvt.f64.f32 d16, s28 │ │ │ │ + ldr r3, [r8] │ │ │ │ + vmov.f32 s1, s29 │ │ │ │ + vadd.f64 d16, d16, d9 │ │ │ │ + vcvt.f32.f64 s30, d16 │ │ │ │ + vmov.f32 s0, s30 │ │ │ │ blx r3 │ │ │ │ - vadd.f32 s31, s23, s30 │ │ │ │ - vmov.f32 s2, s22 │ │ │ │ - vmov.f32 s1, s25 │ │ │ │ - ldr r3, [r9] │ │ │ │ - vmov.f32 s0, s31 │ │ │ │ + vadd.f32 s20, s17, s31 │ │ │ │ + ldr r3, [r7] │ │ │ │ + vmov.f32 s2, s16 │ │ │ │ + vmov.f32 s1, s22 │ │ │ │ + vmov.f32 s0, s20 │ │ │ │ blx r3 │ │ │ │ - vcvt.f64.f32 d7, s28 │ │ │ │ - vmov.f32 s0, s29 │ │ │ │ - ldr r3, [sl] │ │ │ │ - vadd.f64 d7, d7, d8 │ │ │ │ - vcvt.f32.f64 s28, d7 │ │ │ │ - vmov.f32 s1, s28 │ │ │ │ + vldr d17, [pc, #448] @ 92718 │ │ │ │ + vcvt.f64.f32 d16, s29 │ │ │ │ + vmov.f32 s0, s30 │ │ │ │ + ldr r3, [r8] │ │ │ │ + vadd.f64 d16, d16, d17 │ │ │ │ + vcvt.f32.f64 s29, d16 │ │ │ │ + vmov.f32 s1, s29 │ │ │ │ blx r3 │ │ │ │ - vsub.f32 s30, s25, s30 │ │ │ │ - vmov.f32 s2, s22 │ │ │ │ - vmov.f32 s0, s31 │ │ │ │ - ldr r3, [r9] │ │ │ │ - vmov.f32 s1, s30 │ │ │ │ + vsub.f32 s31, s22, s31 │ │ │ │ + ldr r3, [r7] │ │ │ │ + vmov.f32 s2, s16 │ │ │ │ + vmov.f32 s0, s20 │ │ │ │ + vmov.f32 s1, s31 │ │ │ │ blx r3 │ │ │ │ - vmov.f32 s1, s28 │ │ │ │ - vmov.f32 s0, s24 │ │ │ │ - ldr r3, [sl] │ │ │ │ + ldr r3, [r8] │ │ │ │ + vmov.f32 s1, s29 │ │ │ │ + vmov.f32 s0, s28 │ │ │ │ blx r3 │ │ │ │ - ldr r3, [r9] │ │ │ │ - vmov.f32 s2, s22 │ │ │ │ - vmov.f32 s1, s30 │ │ │ │ - vmov.f32 s0, s23 │ │ │ │ + ldr r3, [r7] │ │ │ │ + vmov.f32 s2, s16 │ │ │ │ + vmov.f32 s1, s31 │ │ │ │ + vmov.f32 s0, s17 │ │ │ │ blx r3 │ │ │ │ - ldr r3, [pc, #436] @ 8e0c8 │ │ │ │ + ldr r3, [pc, #416] @ 92754 │ │ │ │ ldr r2, [pc, r3] │ │ │ │ add r3, r2, r2, lsr #31 │ │ │ │ - cmp fp, r3, asr #1 │ │ │ │ - bge 8e0f0 │ │ │ │ - ldr r3, [pc, #420] @ 8e0cc │ │ │ │ + cmp r9, r3, asr #1 │ │ │ │ + bge 92778 │ │ │ │ + ldr r3, [pc, #400] @ 92758 │ │ │ │ + vmov s15, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr lr, [r3, #8] │ │ │ │ - ldr ip, [r3, #16] │ │ │ │ - ldr r0, [r3, #20] │ │ │ │ - ldrb r1, [lr, r5] │ │ │ │ - ldrb r3, [ip, r5] │ │ │ │ - add r0, r0, r5, lsl #2 │ │ │ │ - sub r3, r3, r1, lsr #1 │ │ │ │ + ldr r6, [r3, #8] │ │ │ │ + ldrd r0, [r3, #16] │ │ │ │ + vcvt.f32.s32 s17, s15 │ │ │ │ + ldrb ip, [r6, r5] │ │ │ │ + ldrb r3, [r0, r5] │ │ │ │ + add r1, r1, r5, lsl #2 │ │ │ │ + sub r3, r3, ip, lsr #1 │ │ │ │ add r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ movge r3, #255 @ 0xff │ │ │ │ - cmp r8, #0 │ │ │ │ - beq 8dffc │ │ │ │ - vmov s15, fp │ │ │ │ - ldrb r1, [r8, r5] │ │ │ │ - vldr s22, [pc, #308] @ 8e09c │ │ │ │ - rsb r1, r1, #255 @ 0xff │ │ │ │ - vcvt.f32.s32 s23, s15 │ │ │ │ - vmov s15, r1 │ │ │ │ - ldr r1, [pc, #344] @ 8e0d0 │ │ │ │ - vldr s13, [pc, #292] @ 8e0a0 │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - add r1, pc, r1 │ │ │ │ - vldr s12, [r1] │ │ │ │ - vldr s14, [r1, #4] │ │ │ │ - vmul.f32 s15, s15, s12 │ │ │ │ - vcvt.s32.f32 s15, s15 │ │ │ │ - vmov r1, s15 │ │ │ │ - bic r1, r1, r1, asr #31 │ │ │ │ - vmov s15, r1 │ │ │ │ - sub r1, r3, r1 │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - vsub.f32 s22, s22, s15 │ │ │ │ - vmul.f32 s22, s22, s13 │ │ │ │ - vstr s22, [r0] │ │ │ │ - ldrb r3, [ip, r5] │ │ │ │ - ldrb r0, [lr, r5] │ │ │ │ - cmp r3, #128 @ 0x80 │ │ │ │ - ldr r3, [pc, #272] @ 8e0d4 │ │ │ │ - smull r3, r4, r3, r0 │ │ │ │ + cmp fp, #0 │ │ │ │ + beq 9268c │ │ │ │ + ldrb ip, [fp, r5] │ │ │ │ + movw r4, #8341 @ 0x2095 │ │ │ │ + movt r4, #2383 @ 0x94f │ │ │ │ + mov lr, #55 @ 0x37 │ │ │ │ + rsb ip, ip, #255 @ 0xff │ │ │ │ + vmov s16, ip │ │ │ │ + ldr ip, [pc, #320] @ 9275c │ │ │ │ + add ip, pc, ip │ │ │ │ + vldr s14, [ip] │ │ │ │ + vcvt.f32.s32 s16, s16 │ │ │ │ + vldr s15, [ip, #4] │ │ │ │ + vmul.f32 s16, s16, s14 │ │ │ │ + vcvt.s32.f32 s14, s16 │ │ │ │ + vmov ip, s14 │ │ │ │ + bic ip, ip, ip, asr #31 │ │ │ │ + vmov s14, ip │ │ │ │ + sub ip, r3, ip │ │ │ │ + vcvt.f32.s32 s16, s14 │ │ │ │ + vsub.f32 s16, s24, s16 │ │ │ │ + vmul.f32 s16, s16, s23 │ │ │ │ + vstr s16, [r1] │ │ │ │ + ldrb r3, [r6, r5] │ │ │ │ + smull r1, r4, r4, r3 │ │ │ │ lsr r4, r4, #1 │ │ │ │ - rsb r3, r4, r4, lsl #3 │ │ │ │ - rsb r3, r4, r3, lsl #3 │ │ │ │ - sub r4, r0, r3 │ │ │ │ - bic r3, r1, r1, asr #31 │ │ │ │ - bhi 8dd04 │ │ │ │ - cmp r1, #9 │ │ │ │ - bgt 8e060 │ │ │ │ - vldr s15, [pc, #172] @ 8e098 │ │ │ │ + mls r4, lr, r4, r3 │ │ │ │ + ldrb r3, [r0, r5] │ │ │ │ + cmp r3, #128 @ 0x80 │ │ │ │ + bic r3, ip, ip, asr #31 │ │ │ │ + bhi 9239c │ │ │ │ + cmp ip, #9 │ │ │ │ + bgt 926f0 │ │ │ │ + vmul.f32 s15, s15, s27 │ │ │ │ mov r2, #0 │ │ │ │ - vmul.f32 s14, s14, s15 │ │ │ │ - vcvt.s32.f32 s15, s14 │ │ │ │ - vmov r7, s15 │ │ │ │ - b 8de08 │ │ │ │ - vmov.f32 s22, #32 @ 0x41000000 8.0 │ │ │ │ - vstr s22, [r0] │ │ │ │ - ldrb r0, [lr, r5] │ │ │ │ - ldr r1, [pc, #196] @ 8e0d4 │ │ │ │ - vmov s15, fp │ │ │ │ - smull r1, r4, r1, r0 │ │ │ │ - ldrb r1, [ip, r5] │ │ │ │ + vcvt.s32.f32 s15, s15 │ │ │ │ + vmov r6, s15 │ │ │ │ + b 924a0 │ │ │ │ + mov ip, #1090519040 @ 0x41000000 │ │ │ │ + str ip, [r1] │ │ │ │ + movw r1, #8341 @ 0x2095 │ │ │ │ + movt r1, #2383 @ 0x94f │ │ │ │ + ldrb lr, [r6, r5] │ │ │ │ + smull r1, r4, r1, lr │ │ │ │ + ldrb r1, [r0, r5] │ │ │ │ lsr r4, r4, #1 │ │ │ │ cmp r1, #128 @ 0x80 │ │ │ │ - rsb r1, r4, r4, lsl #3 │ │ │ │ - rsb r1, r4, r1, lsl #3 │ │ │ │ - sub r4, r0, r1 │ │ │ │ - ldr r1, [pc, #164] @ 8e0d8 │ │ │ │ - vcvt.f32.s32 s23, s15 │ │ │ │ + ldr r1, [pc, #168] @ 92760 │ │ │ │ add r1, pc, r1 │ │ │ │ - vldr s14, [r1, #4] │ │ │ │ - bls 8e060 │ │ │ │ - add ip, ip, r2 │ │ │ │ - ldrb r2, [ip, r5] │ │ │ │ + vldr s15, [r1, #4] │ │ │ │ + mov r1, #55 @ 0x37 │ │ │ │ + mls r4, r1, r4, lr │ │ │ │ + bls 926ec │ │ │ │ + add r0, r0, r2 │ │ │ │ + vmov s16, ip │ │ │ │ + ldrb r2, [r0, r5] │ │ │ │ cmp r2, #9 │ │ │ │ movhi r2, #0 │ │ │ │ movls r2, #1 │ │ │ │ - vmov s15, r3 │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - b 8dd24 │ │ │ │ - vmov s15, r3 │ │ │ │ + vmov s14, r3 │ │ │ │ + vcvt.f32.s32 s14, s14 │ │ │ │ + b 923bc │ │ │ │ + vmov s16, ip │ │ │ │ + vmov s14, r3 │ │ │ │ mov r2, #0 │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - vmul.f32 s15, s15, s14 │ │ │ │ + vcvt.f32.s32 s14, s14 │ │ │ │ + vmul.f32 s15, s14, s15 │ │ │ │ vcvt.s32.f32 s15, s15 │ │ │ │ - vmov r7, s15 │ │ │ │ - b 8de08 │ │ │ │ + vmov r6, s15 │ │ │ │ + b 924a0 │ │ │ │ nop {0} │ │ │ │ ldmibls r9, {r1, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ svccc 0x00b99999 │ │ │ │ ldc 8, cr6, [r1, #460] @ 0x1cc │ │ │ │ svccc 0x00c53f7c │ │ │ │ svccc 0x007e0000 │ │ │ │ svccc 0x007c0000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ cmnmi pc, #0 │ │ │ │ stccc 0, cr0, [r0, #-0] │ │ │ │ - eoreq r0, fp, ip, ror r6 │ │ │ │ - andeq r1, r0, ip, lsr #16 │ │ │ │ - andeq r1, r0, r0, lsr #26 │ │ │ │ - eoreq r0, ip, r4, lsr r0 │ │ │ │ - strdeq pc, [fp], -r8 @ │ │ │ │ - andeq r1, r0, r8, ror #23 │ │ │ │ - andeq r1, r0, r0, asr #17 │ │ │ │ - andeq r1, r0, ip, ror #24 │ │ │ │ - stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ - eoreq pc, fp, r0, lsr #27 │ │ │ │ - eoreq pc, fp, ip, lsl #27 │ │ │ │ - eoreq sl, fp, r4, asr #6 │ │ │ │ - stmdbeq pc, {r0, r2, r4, r7, sp}^ @ │ │ │ │ - eoreq sl, fp, ip, lsl #5 │ │ │ │ - eoreq pc, fp, ip, lsr #23 │ │ │ │ - andeq r1, r0, r4, ror #22 │ │ │ │ - eoreq pc, fp, r0, lsl #23 │ │ │ │ - eoreq sl, fp, r4, lsr #2 │ │ │ │ - eoreq pc, fp, r4, ror #21 │ │ │ │ - mov r4, r8 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr r8, [sp] │ │ │ │ - ldr r3, [pc, #-40] @ 8e0dc │ │ │ │ - sub r8, r8, #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + ldrdeq fp, [ip], -ip @ │ │ │ │ + andeq r1, r0, r8, lsl r8 │ │ │ │ + andeq r1, r0, ip, lsl #26 │ │ │ │ + mlaeq sp, r0, r9, fp │ │ │ │ + eoreq fp, sp, ip, asr r9 │ │ │ │ + ldrdeq r1, [r0], -r4 │ │ │ │ + andeq r1, r0, ip, lsr #17 │ │ │ │ + andeq r1, r0, r8, asr ip │ │ │ │ + eoreq fp, sp, r0, lsl #14 │ │ │ │ + eoreq fp, sp, r8, ror #13 │ │ │ │ + eoreq r5, sp, r8, lsr #25 │ │ │ │ + eoreq r5, sp, ip, lsl #24 │ │ │ │ + eoreq fp, sp, ip, lsr #10 │ │ │ │ + andeq r1, r0, r0, asr fp │ │ │ │ + eoreq fp, sp, r4, lsl #10 │ │ │ │ + eoreq r5, sp, r4, lsr #21 │ │ │ │ + eoreq fp, sp, r8, asr r4 │ │ │ │ + ldm sp, {r4, r6} │ │ │ │ + sub r4, r4, #1 │ │ │ │ + ldr r3, [pc, #-36] @ 92764 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ add r3, r3, r3, lsr #31 │ │ │ │ asr r3, r3, #1 │ │ │ │ rsb r3, r3, #0 │ │ │ │ - cmp r8, r3 │ │ │ │ - bgt 8dcb4 │ │ │ │ - mov r4, r7 │ │ │ │ - ldr r3, [pc, #-76] @ 8e0e0 │ │ │ │ - ldr r5, [pc, #-76] @ 8e0e4 │ │ │ │ - ldr r3, [r4, r3] │ │ │ │ + cmp r4, r3 │ │ │ │ + bgt 92350 │ │ │ │ + ldr r3, [pc, #-64] @ 92768 │ │ │ │ + ldr r5, [pc, #-64] @ 9276c │ │ │ │ + ldr r3, [r6, r3] │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ blx r3 │ │ │ │ - bl 24338 │ │ │ │ + bl 24270 │ │ │ │ ldm r5, {r4, r7} │ │ │ │ - mov r1, r4 │ │ │ │ - blx 1c679c │ │ │ │ - mul r3, r7, r1 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ + sdiv r3, r0, r4 │ │ │ │ + mls r3, r3, r4, r0 │ │ │ │ + mul r3, r7, r3 │ │ │ │ ldrb r2, [r1, r3] │ │ │ │ sub r2, r2, #123 @ 0x7b │ │ │ │ strb r2, [r1, r3] │ │ │ │ - bl 24338 │ │ │ │ - lsl r1, r4, #2 │ │ │ │ - blx 1c679c │ │ │ │ - cmp r4, r1 │ │ │ │ - ble 8e188 │ │ │ │ + bl 24270 │ │ │ │ + lsl r3, r4, #2 │ │ │ │ + sdiv r2, r0, r3 │ │ │ │ + mls r0, r2, r3, r0 │ │ │ │ + cmp r4, r0 │ │ │ │ + ble 92808 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ - ldrb r2, [r3, r1] │ │ │ │ + ldrb r2, [r3, r0] │ │ │ │ cmp r2, #0 │ │ │ │ mvnne r2, #0 │ │ │ │ - strbne r2, [r3, r1] │ │ │ │ + strbne r2, [r3, r0] │ │ │ │ vmov s15, r7 │ │ │ │ - vmov.f64 d4, #112 @ 0x3f800000 1.0 │ │ │ │ - ldr r3, [pc, #-176] @ 8e0e8 │ │ │ │ - vcvt.f64.s32 d6, s15 │ │ │ │ - vmov.f64 d7, #120 @ 0x3fc00000 1.5 │ │ │ │ - add r3, pc, r3 │ │ │ │ - vdiv.f64 d5, d6, d7 │ │ │ │ - vldr d7, [r3, #8] │ │ │ │ - vsub.f64 d7, d10, d7 │ │ │ │ - vdiv.f64 d6, d4, d5 │ │ │ │ - vcmpe.f64 d7, d6 │ │ │ │ + vmov.f64 d16, #120 @ 0x3fc00000 1.5 │ │ │ │ + vmov.f64 d19, #112 @ 0x3f800000 1.0 │ │ │ │ + ldr r3, [pc, #-172] @ 92770 │ │ │ │ + vldr d20, [sp, #8] │ │ │ │ + add r3, pc, r3 │ │ │ │ + vcvt.f64.s32 d17, s15 │ │ │ │ + vdiv.f64 d18, d17, d16 │ │ │ │ + vldr d16, [r3, #8] │ │ │ │ + vsub.f64 d16, d20, d16 │ │ │ │ + vdiv.f64 d17, d19, d18 │ │ │ │ + vcmpe.f64 d16, d17 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble 8e284 │ │ │ │ + ble 92910 │ │ │ │ + ldr r2, [pc, #-212] @ 92774 │ │ │ │ mul r7, r7, r4 │ │ │ │ - ldr r2, [pc, #-220] @ 8e0ec │ │ │ │ - vstr d10, [r3, #8] │ │ │ │ - add r3, r4, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ + vstr d20, [r3, #8] │ │ │ │ add r5, r7, r7, lsr #31 │ │ │ │ + add r3, r4, r7 │ │ │ │ cmp r4, r3 │ │ │ │ - ldr r6, [r2, #16] │ │ │ │ + add r2, pc, r2 │ │ │ │ asr r5, r5, #1 │ │ │ │ - bge 8e21c │ │ │ │ - sub r3, r7, #1 │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ - add r3, r6, r3 │ │ │ │ - mov r2, #0 │ │ │ │ - ldrb r1, [r0, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - cmp r1, #0 │ │ │ │ - ldrbne r1, [r3] │ │ │ │ - strbne r1, [r3, r4] │ │ │ │ - cmp r4, r2 │ │ │ │ - movle r2, #0 │ │ │ │ - cmp r6, r3 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - bne 8e1f4 │ │ │ │ + ldr r6, [r2, #16] │ │ │ │ + bge 928a4 │ │ │ │ + mov r3, #0 │ │ │ │ + ldr ip, [r2, #12] │ │ │ │ + sub r2, r7, #1 │ │ │ │ + add r2, r6, r2 │ │ │ │ + ldrb r0, [ip, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + sub r1, r2, #1 │ │ │ │ + cmp r0, #0 │ │ │ │ + ldrbne r0, [r2] │ │ │ │ + strbne r0, [r2, r4] │ │ │ │ + cmp r4, r3 │ │ │ │ + movle r3, #0 │ │ │ │ + cmp r6, r2 │ │ │ │ + mov r2, r1 │ │ │ │ + bne 92878 │ │ │ │ add r8, r6, r4 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ - bl 23d8c │ │ │ │ + bl 23cc4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, #253 @ 0xfd │ │ │ │ mov r0, r6 │ │ │ │ - bl 24368 │ │ │ │ + bl 242a0 │ │ │ │ cmp r7, r5 │ │ │ │ - ble 8e284 │ │ │ │ + ble 92910 │ │ │ │ sub r2, r5, #1 │ │ │ │ sub r0, r6, #1 │ │ │ │ add r2, r6, r2 │ │ │ │ add r0, r0, r7 │ │ │ │ mov r3, #0 │ │ │ │ ldrb r1, [r2, #1]! │ │ │ │ cmp r1, #255 @ 0xff │ │ │ │ - ldrbeq r1, [r8, r3] │ │ │ │ - lsreq r1, r1, #1 │ │ │ │ - strbeq r1, [r6, r3] │ │ │ │ + bne 928fc │ │ │ │ + ldrb r1, [r8, r3] │ │ │ │ + lsr r1, r1, #1 │ │ │ │ + strb r1, [r6, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r4, r3 │ │ │ │ movle r3, #0 │ │ │ │ cmp r2, r0 │ │ │ │ - bne 8e25c │ │ │ │ - add sp, sp, #12 │ │ │ │ + bne 928e4 │ │ │ │ + add sp, sp, #20 │ │ │ │ vpop {d8-d15} │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r3, [pc, #8] @ 8e2a0 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + ldr r3, [pc, #8] @ 92940 │ │ │ │ add r3, pc, r3 │ │ │ │ vstr s0, [r3] │ │ │ │ bx lr │ │ │ │ - eoreq sl, fp, ip, lsr #32 │ │ │ │ - ldr r3, [pc, #8] @ 8e2b4 │ │ │ │ + eoreq r5, sp, ip, lsl #19 │ │ │ │ + ldr r3, [pc, #8] @ 92954 │ │ │ │ add r3, pc, r3 │ │ │ │ vstr s0, [r3, #4] │ │ │ │ bx lr │ │ │ │ - eoreq sl, fp, r8, lsl r0 │ │ │ │ + eoreq r5, sp, r8, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r4, [pc, #148] @ 8e364 │ │ │ │ + ldr r4, [pc, #180] @ 92a30 │ │ │ │ + mov r7, #0 │ │ │ │ mov r5, r0 │ │ │ │ + mov r6, r1 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, #0 │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ str r7, [r4, #12] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ str r7, [r4, #8] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ cmp r6, #16384 @ 0x4000 │ │ │ │ cmple r5, #16384 @ 0x4000 │ │ │ │ str r7, [r4, #16] │ │ │ │ - popgt {r4, r5, r6, r7, r8, pc} │ │ │ │ + ble 929cc │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + mla r7, r6, r5, r5 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 25460 │ │ │ │ + bl 2538c │ │ │ │ mov r1, #1 │ │ │ │ - add r7, r6, r1 │ │ │ │ - mul r7, r5, r7 │ │ │ │ str r0, [r4, #12] │ │ │ │ mov r0, r7 │ │ │ │ - bl 25460 │ │ │ │ + bl 2538c │ │ │ │ mov r1, #1 │ │ │ │ str r0, [r4, #8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 25460 │ │ │ │ - mov r1, #4 │ │ │ │ + bl 2538c │ │ │ │ mov r3, r0 │ │ │ │ + mov r1, #4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [r4, #16] │ │ │ │ - bl 25460 │ │ │ │ + bl 2538c │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + ldr lr, [sp, #20] │ │ │ │ stm r4, {r5, r6} │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ str r0, [r4, #20] │ │ │ │ - pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 8d8e8 │ │ │ │ - eoreq pc, fp, r0, ror #19 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + add sp, sp, #24 │ │ │ │ + b 91f40 │ │ │ │ + eoreq fp, sp, ip, lsr #6 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + strd r4, [sp, #-16]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str lr, [sp, #12] │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r4, [pc, #84] @ 8e3d8 │ │ │ │ + ldr r4, [pc, #96] @ 92ab8 │ │ │ │ mov r6, #0 │ │ │ │ + ldr r5, [pc, #92] @ 92abc │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 24c8c │ │ │ │ + bl 24bb8 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - ldr r5, [pc, #64] @ 8e3dc │ │ │ │ - cmp r0, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ str r6, [r4] │ │ │ │ - beq 8e3c4 │ │ │ │ - ldr r3, [pc, #48] @ 8e3e0 │ │ │ │ + cmp r0, r6 │ │ │ │ + beq 92a98 │ │ │ │ + ldr r3, [pc, #60] @ 92ac0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r0, r3 │ │ │ │ - beq 8e3c4 │ │ │ │ - bl 2294c │ │ │ │ + beq 92a98 │ │ │ │ + bl 228a8 │ │ │ │ str r6, [r4, #4] │ │ │ │ - ldr r0, [pc, #24] @ 8e3e4 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ + ldr r0, [pc, #36] @ 92ac4 │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ add r0, pc, r0 │ │ │ │ + ldr lr, [sp, #12] │ │ │ │ add r0, r0, #8 │ │ │ │ - b 223e8 │ │ │ │ - eoreq pc, fp, r4, asr #18 │ │ │ │ - eoreq pc, sl, r4, lsr #30 │ │ │ │ - andeq r1, r0, ip, ror #20 │ │ │ │ - strdeq pc, [fp], -ip @ │ │ │ │ + add sp, sp, #16 │ │ │ │ + b 22344 │ │ │ │ + eoreq fp, sp, ip, ror #4 │ │ │ │ + eoreq fp, ip, r4, ror #16 │ │ │ │ + andeq r1, r0, r8, asr sl │ │ │ │ + eoreq fp, sp, r4, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, lr} │ │ │ │ + str r4, [sp, #-8]! │ │ │ │ sub ip, sp, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - ldr r3, [pc, #28] @ 8e41c │ │ │ │ - ldr r2, [pc, #28] @ 8e420 │ │ │ │ + ldr r3, [pc, #28] @ 92b00 │ │ │ │ mov r0, #3 │ │ │ │ + mov r1, #1 │ │ │ │ + ldr r2, [pc, #20] @ 92b04 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r1, #1 │ │ │ │ - bl ab6e0 │ │ │ │ + bl b155c │ │ │ │ mov r0, #3 │ │ │ │ - bl 37dd4 │ │ │ │ - @ instruction: 0x0014f3fc │ │ │ │ - andseq sl, r3, r0, asr #30 │ │ │ │ + bl 38790 │ │ │ │ + andseq ip, r5, r4, ror #30 │ │ │ │ + andseq r8, r4, r8, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ + strd r4, [sp, #-24]! @ 0xffffffe8 │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + str lr, [sp, #20] │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r7, [pc, #104] @ 8e4a4 │ │ │ │ - ldr r6, [pc, #104] @ 8e4a8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r6, pc, r6 │ │ │ │ + ldr r7, [pc, #120] @ 92ba4 │ │ │ │ sub r4, r0, #1 │ │ │ │ add r5, r0, #15 │ │ │ │ - ldrb r3, [r4, #1]! │ │ │ │ + ldr r6, [pc, #112] @ 92ba8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r6, pc, r6 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #1 │ │ │ │ - bl 2441c <__fprintf_chk@plt> │ │ │ │ + ldrb r3, [r4, #1]! │ │ │ │ + bl 24354 <__fprintf_chk@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - blt 8e4a0 │ │ │ │ + blt 92ba0 │ │ │ │ cmp r4, r5 │ │ │ │ - bne 8e44c │ │ │ │ - ldr r2, [pc, #52] @ 8e4ac │ │ │ │ - ldr r3, [r6, #12] │ │ │ │ + bne 92b3c │ │ │ │ + ldr r2, [pc, #68] @ 92bac │ │ │ │ + mov r1, #1 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ + ldr r3, [r6, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r1, #1 │ │ │ │ - bl 2441c <__fprintf_chk@plt> │ │ │ │ + bl 24354 <__fprintf_chk@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - blt 8e4a0 │ │ │ │ + blt 92ba0 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r6, #12] │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - bl 8e3e8 │ │ │ │ - andseq r5, r6, r8, lsl ip │ │ │ │ - eoreq pc, fp, r8, lsl #17 │ │ │ │ - andseq pc, r4, ip, lsl #7 │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + bl 92ac8 │ │ │ │ + andseq r3, r7, r0, ror r7 │ │ │ │ + mlaeq sp, r0, r1, fp │ │ │ │ + andseq ip, r5, r8, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ + strd r4, [sp, #-20]! @ 0xffffffec │ │ │ │ sub ip, sp, ip │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + str lr, [sp, #16] │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ - ldr r2, [pc, #272] @ 8e5d8 │ │ │ │ - ldr r3, [pc, #272] @ 8e5dc │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ + ldr r2, [pc, #300] @ 92cfc │ │ │ │ + mov r4, r0 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ + ldr r1, [pc, #292] @ 92d00 │ │ │ │ + ldr r3, [pc, #292] @ 92d04 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r5, [pc, #288] @ 92d08 │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r6, [pc, #284] @ 92d0c │ │ │ │ + ldr r3, [r1, r3] │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldrd r0, [r2] │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [pc, #268] @ 92d10 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ - ldr lr, [pc, #248] @ 8e5e0 │ │ │ │ - ldr r3, [pc, #248] @ 8e5e4 │ │ │ │ - add lr, pc, lr │ │ │ │ + strd r0, [sp, #12] │ │ │ │ + ldrd r0, [r2, #8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + strd r0, [sp, #20] │ │ │ │ + ldrd r0, [r2, #16] │ │ │ │ + ldrd r2, [r2, #24] │ │ │ │ + strd r0, [sp, #28] │ │ │ │ + mov r1, #6 │ │ │ │ + mov r0, #3 │ │ │ │ + strd r2, [sp, #36] @ 0x24 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r3, [pc, #212] @ 92d14 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ - mov r4, r0 │ │ │ │ - ldm lr!, {r0, r1, r2, r3} │ │ │ │ - add ip, sp, #12 │ │ │ │ - ldr r5, [pc, #224] @ 8e5e8 │ │ │ │ - stmia ip!, {r0, r1, r2, r3} │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldm lr, {r0, r1, r2, r3} │ │ │ │ - ldr r6, [pc, #212] @ 8e5ec │ │ │ │ - stm ip, {r0, r1, r2, r3} │ │ │ │ - add r6, pc, r6 │ │ │ │ mov r3, r5 │ │ │ │ - mov r2, r6 │ │ │ │ - mov r1, #6 │ │ │ │ - mov r0, #3 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r0, [pc, #184] @ 8e5f0 │ │ │ │ - ldr r7, [pc, #184] @ 8e5f4 │ │ │ │ + bl b155c │ │ │ │ + ldr r0, [pc, #196] @ 92d18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 21f74 │ │ │ │ - add r7, pc, r7 │ │ │ │ + bl 21edc │ │ │ │ + mov r3, r0 │ │ │ │ add r1, sp, #12 │ │ │ │ - str r0, [r7] │ │ │ │ mov r0, r4 │ │ │ │ - bl b2344 │ │ │ │ + str r3, [r7] │ │ │ │ + bl b87d4 │ │ │ │ subs r4, r0, #0 │ │ │ │ - bne 8e5cc │ │ │ │ - ldr r2, [pc, #148] @ 8e5f8 │ │ │ │ + bne 92cf0 │ │ │ │ ldr r1, [r7] │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, #3 │ │ │ │ + ldr r2, [pc, #148] @ 92d1c │ │ │ │ str r1, [sp] │ │ │ │ mov r1, #6 │ │ │ │ - bl ab6e0 │ │ │ │ - ldr ip, [pc, #120] @ 8e5fc │ │ │ │ + add r2, pc, r2 │ │ │ │ + bl b155c │ │ │ │ + ldr ip, [pc, #132] @ 92d20 │ │ │ │ mov r1, #6 │ │ │ │ - add ip, pc, ip │ │ │ │ - mov r0, #3 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ + mov r0, #3 │ │ │ │ + add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ - bl ab6e0 │ │ │ │ - ldr r2, [pc, #92] @ 8e600 │ │ │ │ - ldr r3, [pc, #52] @ 8e5dc │ │ │ │ + bl b155c │ │ │ │ + ldr r2, [pc, #104] @ 92d24 │ │ │ │ + ldr r3, [pc, #68] @ 92d04 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 8e5d4 │ │ │ │ + bne 92cf8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + add sp, sp, #16 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mvn r4, #0 │ │ │ │ - b 8e59c │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - strdeq pc, [sl], -r8 @ │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq r9, fp, r8, ror #27 │ │ │ │ - andseq lr, r4, r8, lsr #7 │ │ │ │ - @ instruction: 0x0014f2f8 │ │ │ │ - andseq sp, r4, r4, ror r0 │ │ │ │ - @ instruction: 0x0014f2dc │ │ │ │ - eoreq pc, fp, r8, lsl #15 │ │ │ │ - @ instruction: 0x0014f2b8 │ │ │ │ - @ instruction: 0x0014e3b4 │ │ │ │ - eoreq pc, sl, ip, lsl sp @ │ │ │ │ + b 92cb4 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + strdeq r5, [sp], -r4 @ │ │ │ │ + eoreq fp, ip, ip, ror #13 │ │ │ │ + muleq r0, ip, ip │ │ │ │ + andseq ip, r5, r0, ror #28 │ │ │ │ + andseq sl, r5, r4, ror #23 │ │ │ │ + strhteq fp, [sp], -r4 │ │ │ │ + andseq fp, r5, r8, lsr #29 │ │ │ │ + andseq ip, r5, r4, lsl lr │ │ │ │ + andseq ip, r5, r0, ror #27 │ │ │ │ + andseq fp, r5, r0, ror #29 │ │ │ │ + eoreq fp, ip, r4, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + strd r4, [sp, #-36]! @ 0xffffffdc │ │ │ │ sub ip, sp, ip │ │ │ │ - str r0, [ip, #4024] @ 0xfb8 │ │ │ │ - ldr r2, [pc, #460] @ 8e7e8 │ │ │ │ - ldr r3, [pc, #460] @ 8e7ec │ │ │ │ + strd r6, [sp, #8] │ │ │ │ + strd r8, [sp, #16] │ │ │ │ + strd sl, [sp, #24] │ │ │ │ + str lr, [sp, #32] │ │ │ │ + str r0, [ip, #4016] @ 0xfb0 │ │ │ │ + ldr r2, [pc, #500] @ 92f44 │ │ │ │ + sub sp, sp, #44 @ 0x2c │ │ │ │ + cmp r0, #2 │ │ │ │ + ldr r3, [pc, #492] @ 92f48 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - sub sp, sp, #36 @ 0x24 │ │ │ │ - cmp r0, #2 │ │ │ │ ldr r3, [r3] │ │ │ │ - str r3, [sp, #28] │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - beq 8e6c4 │ │ │ │ + beq 92e10 │ │ │ │ cmp r0, #13 │ │ │ │ mvnne r0, #2 │ │ │ │ - beq 8e674 │ │ │ │ - ldr r2, [pc, #416] @ 8e7f0 │ │ │ │ - ldr r3, [pc, #408] @ 8e7ec │ │ │ │ + beq 92dbc │ │ │ │ + ldr r2, [pc, #456] @ 92f4c │ │ │ │ + ldr r3, [pc, #448] @ 92f48 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 8e7e4 │ │ │ │ - add sp, sp, #36 @ 0x24 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + bne 92f40 │ │ │ │ + add sp, sp, #44 @ 0x2c │ │ │ │ + ldrd r4, [sp] │ │ │ │ + ldrd r6, [sp, #8] │ │ │ │ + ldrd r8, [sp, #16] │ │ │ │ + ldrd sl, [sp, #24] │ │ │ │ + add sp, sp, #32 │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r2, [r1] │ │ │ │ - ldr r6, [r1, #36] @ 0x24 │ │ │ │ + ldr r5, [r1, #36] @ 0x24 │ │ │ │ + ldr r4, [r1, #40] @ 0x28 │ │ │ │ ands r0, r2, #256 @ 0x100 │ │ │ │ - ldrd r4, [r1, #40] @ 0x28 │ │ │ │ and r2, r2, #512 @ 0x200 │ │ │ │ - bne 8e6ec │ │ │ │ + ldr r3, [r1, #44] @ 0x2c │ │ │ │ + bne 92e40 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 8e648 │ │ │ │ + bne 92d7c │ │ │ │ ldrb r2, [r1, #12] │ │ │ │ - mov r1, r5 │ │ │ │ + mov r1, r3 │ │ │ │ lsr r2, r2, #3 │ │ │ │ - mul r2, r6, r2 │ │ │ │ + mul r2, r5, r2 │ │ │ │ mul r2, r4, r2 │ │ │ │ - add r4, sp, #12 │ │ │ │ + add r4, sp, #20 │ │ │ │ mov r0, r4 │ │ │ │ - bl 23f48 │ │ │ │ + bl 23e80 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8e424 │ │ │ │ + bl 92b08 │ │ │ │ mov r0, #1 │ │ │ │ - b 8e648 │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldr r2, [pc, #292] @ 8e7f4 │ │ │ │ - cmp r3, r2 │ │ │ │ + b 92d7c │ │ │ │ + ldr r2, [r1] │ │ │ │ + movw r3, #22105 @ 0x5659 │ │ │ │ + movt r3, #12849 @ 0x3231 │ │ │ │ + cmp r2, r3 │ │ │ │ movweq r0, #32771 @ 0x8003 │ │ │ │ - beq 8e648 │ │ │ │ - ldr r2, [pc, #280] @ 8e7f8 │ │ │ │ + beq 92d7c │ │ │ │ + movw r3, #16920 @ 0x4218 │ │ │ │ + movt r3, #21063 @ 0x5247 │ │ │ │ + cmp r2, r3 │ │ │ │ movw r0, #32771 @ 0x8003 │ │ │ │ - cmp r3, r2 │ │ │ │ movne r0, #0 │ │ │ │ - b 8e648 │ │ │ │ + b 92d7c │ │ │ │ cmp r2, #0 │ │ │ │ moveq r0, r2 │ │ │ │ - beq 8e648 │ │ │ │ - ldr r8, [pc, #252] @ 8e7fc │ │ │ │ + beq 92d7c │ │ │ │ + str r3, [sp, #4] │ │ │ │ ldr r3, [r1, #48] @ 0x30 │ │ │ │ + ldr r8, [pc, #244] @ 92f50 │ │ │ │ + ldr sl, [r1, #60] @ 0x3c │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r3, [r1, #52] @ 0x34 │ │ │ │ add r8, pc, r8 │ │ │ │ - str r3, [sp] │ │ │ │ ldr r0, [r8, #8] │ │ │ │ - ldr r3, [r1, #52] @ 0x34 │ │ │ │ - ldr sl, [r1, #60] @ 0x3c │ │ │ │ ldr r9, [r1, #64] @ 0x40 │ │ │ │ + str r3, [sp, #12] │ │ │ │ ldr fp, [r1, #68] @ 0x44 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - bl 21f8c │ │ │ │ + bl 21ef4 │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ cmp r4, #0 │ │ │ │ - movne r7, r5 │ │ │ │ - movne r5, #0 │ │ │ │ - beq 8e7c0 │ │ │ │ - mov r1, r7 │ │ │ │ + movne r6, #0 │ │ │ │ + movne r7, r3 │ │ │ │ + beq 92f1c │ │ │ │ ldr r0, [r8, #8] │ │ │ │ - mov r2, r6 │ │ │ │ - add r5, r5, #1 │ │ │ │ - bl 21cd4 │ │ │ │ - cmp r4, r5 │ │ │ │ + mov r1, r7 │ │ │ │ + mov r2, r5 │ │ │ │ + add r6, r6, #1 │ │ │ │ add r7, r7, sl │ │ │ │ - bne 8e734 │ │ │ │ + bl 21c3c │ │ │ │ + cmp r4, r6 │ │ │ │ + bne 92e90 │ │ │ │ lsrs r4, r4, #1 │ │ │ │ - lsr r5, r6, #1 │ │ │ │ - beq 8e7c0 │ │ │ │ - ldr sl, [pc, #152] @ 8e800 │ │ │ │ - ldr r7, [sp] │ │ │ │ - add sl, pc, sl │ │ │ │ + lsr r5, r5, #1 │ │ │ │ + beq 92f1c │ │ │ │ + ldr sl, [pc, #144] @ 92f54 │ │ │ │ mov r8, #0 │ │ │ │ - mov r1, r7 │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + add sl, pc, sl │ │ │ │ ldr r0, [sl, #8] │ │ │ │ + mov r1, r7 │ │ │ │ mov r2, r5 │ │ │ │ add r8, r8, #1 │ │ │ │ - bl 21cd4 │ │ │ │ - cmp r4, r8 │ │ │ │ add r7, r7, r9 │ │ │ │ - bne 8e770 │ │ │ │ - ldr r8, [pc, #108] @ 8e804 │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ + bl 21c3c │ │ │ │ + cmp r4, r8 │ │ │ │ + bne 92ecc │ │ │ │ + ldr r8, [pc, #100] @ 92f58 │ │ │ │ mov r7, #0 │ │ │ │ + ldr r6, [sp, #12] │ │ │ │ add r8, pc, r8 │ │ │ │ - mov r1, r6 │ │ │ │ ldr r0, [r8, #8] │ │ │ │ + mov r1, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r7, r7, #1 │ │ │ │ - bl 21cd4 │ │ │ │ - cmp r4, r7 │ │ │ │ add r6, r6, fp │ │ │ │ - bne 8e7a0 │ │ │ │ - ldr r3, [pc, #64] @ 8e808 │ │ │ │ - add r4, sp, #12 │ │ │ │ + bl 21c3c │ │ │ │ + cmp r4, r7 │ │ │ │ + bne 92efc │ │ │ │ + ldr r3, [pc, #56] @ 92f5c │ │ │ │ + add r4, sp, #20 │ │ │ │ + mov r1, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ - mov r1, r4 │ │ │ │ - bl 24a58 │ │ │ │ + bl 24984 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8e424 │ │ │ │ - b 8e6bc │ │ │ │ - bl 21a40 <__stack_chk_fail@plt> │ │ │ │ - eoreq pc, sl, r4, lsr #25 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - eoreq pc, sl, r0, ror ip @ │ │ │ │ - eorscc r5, r1, #93323264 @ 0x5900000 │ │ │ │ - subpl r4, r7, #24, 4 @ 0x80000001 │ │ │ │ - eoreq pc, fp, r8, asr #11 │ │ │ │ - eoreq pc, fp, r0, ror #10 │ │ │ │ - eoreq pc, fp, ip, lsr #10 │ │ │ │ - eoreq pc, fp, r0, lsl #10 │ │ │ │ - ldr r2, [pc, #264] @ 8e91c │ │ │ │ - ldr r3, [pc, #264] @ 8e920 │ │ │ │ + bl 92b08 │ │ │ │ + b 92e08 │ │ │ │ + bl 219a8 <__stack_chk_fail@plt> │ │ │ │ + eoreq fp, ip, r8, ror r5 │ │ │ � TRUNCATED DUE TO SIZE LIMIT: 10485760 bytes