--- /srv/rebuilderd/tmp/rebuilderdGqVHUW/inputs/netsurf-fb_3.11-2_armhf.deb +++ /srv/rebuilderd/tmp/rebuilderdGqVHUW/out/netsurf-fb_3.11-2_armhf.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2024-07-15 06:24:53.000000 debian-binary │ -rw-r--r-- 0 0 0 1180 2024-07-15 06:24:53.000000 control.tar.xz │ --rw-r--r-- 0 0 0 1072000 2024-07-15 06:24:53.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 1070440 2024-07-15 06:24:53.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── ./usr/bin/netsurf-fb │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --program-header {} │ │ │ │ @@ -1,19 +1,19 @@ │ │ │ │ │ │ │ │ Elf file type is DYN (Position-Independent Executable file) │ │ │ │ Entry point 0x1f6cd │ │ │ │ There are 9 program headers, starting at offset 52 │ │ │ │ │ │ │ │ Program Headers: │ │ │ │ Type Offset VirtAddr PhysAddr FileSiz MemSiz Flg Align │ │ │ │ - ARM_EXIDX 0x2a310c 0x002a310c 0x002a310c 0x00008 0x00008 R 0x4 │ │ │ │ + ARM_EXIDX 0x2a3108 0x002a3108 0x002a3108 0x00008 0x00008 R 0x4 │ │ │ │ PHDR 0x000034 0x00000034 0x00000034 0x00120 0x00120 R 0x4 │ │ │ │ INTERP 0x000154 0x00000154 0x00000154 0x00019 0x00019 R 0x1 │ │ │ │ [Requesting program interpreter: /lib/ld-linux-armhf.so.3] │ │ │ │ - LOAD 0x000000 0x00000000 0x00000000 0x2a3118 0x2a3118 R E 0x1000 │ │ │ │ + LOAD 0x000000 0x00000000 0x00000000 0x2a3114 0x2a3114 R E 0x1000 │ │ │ │ LOAD 0x2a3db4 0x002a4db4 0x002a4db4 0x2a25c 0x60a00 RW 0x1000 │ │ │ │ DYNAMIC 0x2a8f08 0x002a9f08 0x002a9f08 0x00198 0x00198 RW 0x4 │ │ │ │ NOTE 0x000170 0x00000170 0x00000170 0x00044 0x00044 R 0x4 │ │ │ │ GNU_STACK 0x000000 0x00000000 0x00000000 0x00000 0x00000 RW 0x10 │ │ │ │ GNU_RELRO 0x2a3db4 0x002a4db4 0x002a4db4 0x0624c 0x0624c R 0x1 │ │ │ │ │ │ │ │ Section to Segment mapping: │ │ │ ├── readelf --wide --sections {} │ │ │ │ @@ -13,17 +13,17 @@ │ │ │ │ [ 8] .gnu.version_r VERNEED 000037f4 0037f4 000170 00 A 6 9 4 │ │ │ │ [ 9] .rel.dyn REL 00003964 003964 010d28 08 A 5 0 4 │ │ │ │ [10] .rel.plt REL 0001468c 01468c 000be8 08 AI 5 22 4 │ │ │ │ [11] .init PROGBITS 00015274 015274 00000c 00 AX 0 0 4 │ │ │ │ [12] .plt PROGBITS 00015280 015280 001284 04 AX 0 0 4 │ │ │ │ [13] .text PROGBITS 00016508 016508 1b1bb4 00 AX 0 0 8 │ │ │ │ [14] .fini PROGBITS 001c80bc 1c80bc 000008 00 AX 0 0 4 │ │ │ │ - [15] .rodata PROGBITS 001c80c4 1c80c4 0db048 00 A 0 0 4 │ │ │ │ - [16] .ARM.exidx ARM_EXIDX 002a310c 2a310c 000008 00 AL 13 0 4 │ │ │ │ - [17] .eh_frame PROGBITS 002a3114 2a3114 000004 00 A 0 0 4 │ │ │ │ + [15] .rodata PROGBITS 001c80c4 1c80c4 0db044 00 A 0 0 4 │ │ │ │ + [16] .ARM.exidx ARM_EXIDX 002a3108 2a3108 000008 00 AL 13 0 4 │ │ │ │ + [17] .eh_frame PROGBITS 002a3110 2a3110 000004 00 A 0 0 4 │ │ │ │ [18] .init_array INIT_ARRAY 002a4db4 2a3db4 000018 04 WA 0 0 4 │ │ │ │ [19] .fini_array FINI_ARRAY 002a4dcc 2a3dcc 000004 04 WA 0 0 4 │ │ │ │ [20] .data.rel.ro PROGBITS 002a4dd0 2a3dd0 005138 00 WA 0 0 4 │ │ │ │ [21] .dynamic DYNAMIC 002a9f08 2a8f08 000198 08 WA 6 0 4 │ │ │ │ [22] .got PROGBITS 002aa0a0 2a90a0 000f60 04 WA 0 0 4 │ │ │ │ [23] .data PROGBITS 002ab000 2aa000 024010 00 WA 0 0 8 │ │ │ │ [24] .bss NOBITS 002cf010 2ce010 0367a4 00 WA 0 0 8 │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: ce2b3a336e9ea4c957e58fd97dafb60339bc0e87 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: b9f8df59f5a573fffc32596d3fc8ee74da1167be │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -3239,19 +3239,18 @@ │ │ │ │ │ │ │ │ │ │ │ │

%s

│ │ │ │ TimeoutDescription │ │ │ │ # Automatically generated by NetSurf build system │ │ │ │ # This NetSurf was built outside of our revision control environment. │ │ │ │ # This testament is therefore not very useful. │ │ │ │ -Build Daemon │ │ │ │ +Debian source builder │ │ │ │ Built by %s (%s) from %s at revision %s on %s │ │ │ │ -15.07.2024 │ │ │ │ +26.07.2025 │ │ │ │ /build/reproducible-path/netsurf-3.11/netsurf/ │ │ │ │ -arm-arm-03 │ │ │ │ Built on %s in %s │ │ │ │ Working tree is not modified. │ │ │ │ content/fetchers/curl.c │ │ │ │ hostname != NULL │ │ │ │ Location: │ │ │ │ malloc failed │ │ │ │ Content-Length: │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.text {} │ │ │ │ @@ -73,52 +73,52 @@ │ │ │ │ vqdmulh.s d20, d9, d6 │ │ │ │ vmlal.s q9, d16, d2[0] │ │ │ │ stmdbmi r5, {r9, ip, lr} │ │ │ │ blne 1930624 <__bss_end__@@Base+0x162ae70> │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7ff9400 │ │ │ │ svclt 0x0000ffbd │ │ │ │ - andseq r2, ip, r8, ror #3 │ │ │ │ - andseq r2, ip, r6, asr r0 │ │ │ │ + andseq r2, ip, r4, ror #3 │ │ │ │ + andseq r2, ip, r2, asr r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ bl feb6d840 <__bss_end__@@Base+0xfe86808c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strdlt r0, [r3], r0 @ │ │ │ │ blmi 167e80 │ │ │ │ stmdbmi r5, {r2, r4, r9, sl, lr} │ │ │ │ subvc pc, r0, #69 @ 0x45 │ │ │ │ strls r4, [r0], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7ff4479 │ │ │ │ svclt 0x0000ffa5 │ │ │ │ - @ instruction: 0x001c21f4 │ │ │ │ - andseq r2, ip, r4, lsr #32 │ │ │ │ + @ instruction: 0x001c21f0 │ │ │ │ + andseq r2, ip, r0, lsr #32 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl feb6d870 <__bss_end__@@Base+0xfe8680bc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf0210ff8 │ │ │ │ mcreq 3, 0, r4, cr9, cr15, {3} │ │ │ │ stc2 0, cr15, [r0], {204} @ 0xcc │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl feb6d888 <__bss_end__@@Base+0xfe8680d4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 11a670 │ │ │ │ @ instruction: 0x21a1f244 │ │ │ │ smlabtvs r0, r0, r2, pc @ │ │ │ │ @ instruction: 0xf7ff447a │ │ │ │ svclt 0x0000ffe5 │ │ │ │ - andseq r2, ip, r8, ror #3 │ │ │ │ + andseq r2, ip, r4, ror #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl feb6d8ac <__bss_end__@@Base+0xfe8680f8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 11a694 │ │ │ │ orrscs pc, fp, r4, asr #4 │ │ │ │ smlabtvs r0, r0, r2, pc @ │ │ │ │ @ instruction: 0xf7ff447a │ │ │ │ svclt 0x0000ffd3 │ │ │ │ - andseq r2, ip, r4, asr #3 │ │ │ │ + andseq r2, ip, r0, asr #3 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl feb6d8d0 <__bss_end__@@Base+0xfe86811c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bvs ff09a698 <__bss_end__@@Base+0xfed94ee4> │ │ │ │ ldrbvc pc, [pc, #1615]! @ 16d2b @ │ │ │ │ streq pc, [r3, #-704] @ 0xfffffd40 │ │ │ │ ldmdavs r3, {r2, r9, sl, lr} │ │ │ │ @@ -139,52 +139,52 @@ │ │ │ │ @ instruction: 0xf7ff601d │ │ │ │ @ instruction: 0xf44fffa3 │ │ │ │ strbvs r2, [r5, #640]! @ 0x280 │ │ │ │ ldmdavs sl, {r1, r5, r9, sl, sp, lr} │ │ │ │ andeq pc, r2, #34 @ 0x22 │ │ │ │ andcs r6, r0, sl, lsl r0 │ │ │ │ svclt 0x0000bd70 │ │ │ │ - andseq r2, ip, r2, asr #3 │ │ │ │ + @ instruction: 0x001c21be │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl feb6d944 <__bss_end__@@Base+0xfe868190> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi da72c │ │ │ │ cmppvc r0, r1, asr #32 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf7ff447a │ │ │ │ svclt 0x0000ff89 │ │ │ │ - andseq r2, ip, r0, asr #3 │ │ │ │ + @ instruction: 0x001c21bc │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl feb6d964 <__bss_end__@@Base+0xfe8681b0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi da74c │ │ │ │ orrvc pc, r0, r1, asr #32 │ │ │ │ @ instruction: 0xf7ff447a │ │ │ │ svclt 0x0000ff79 │ │ │ │ - andseq r2, ip, r0, lsl #4 │ │ │ │ + @ instruction: 0x001c21fc │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl feb6d984 <__bss_end__@@Base+0xfe8681d0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ vrecps.f32 q8, , q12 │ │ │ │ @ instruction: 0xf7ff218d │ │ │ │ strlt pc, [r8, #-4069] @ 0xfffff01b │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f8f8cc │ │ │ │ @ instruction: 0xf0414a02 │ │ │ │ ldrbtmi r7, [sl], #-384 @ 0xfffffe80 │ │ │ │ @ instruction: 0xff5ef7ff │ │ │ │ - @ instruction: 0x001c21da │ │ │ │ + @ instruction: 0x001c21d6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl feb6d9b8 <__bss_end__@@Base+0xfe868204> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi da7a0 │ │ │ │ bicvs pc, r0, r1, asr #32 │ │ │ │ @ instruction: 0xf7ff447a │ │ │ │ svclt 0x0000ff4f │ │ │ │ - andseq r2, ip, ip, asr #3 │ │ │ │ + andseq r2, ip, r8, asr #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl feb6d9d8 <__bss_end__@@Base+0xfe868224> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf64a0ff8 │ │ │ │ @ instruction: 0xf7ff710c │ │ │ │ strlt pc, [r8, #-4069] @ 0xfffff01b │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @@ -267,15 +267,15 @@ │ │ │ │ strtmi sp, [r8], -pc, ror #1 │ │ │ │ msrmi (UNDEF: 97), r4 │ │ │ │ @ instruction: 0xff35f7ff │ │ │ │ @ instruction: 0xf0246b6b │ │ │ │ andcs r0, r1, r7, lsl #8 │ │ │ │ @ instruction: 0x63ab4423 │ │ │ │ svclt 0x0000bd70 │ │ │ │ - andseq r2, ip, ip, lsr #1 │ │ │ │ + andseq r2, ip, r8, lsr #1 │ │ │ │ strb r2, [fp, r1, lsl #4] │ │ │ │ ldrblt fp, [r0, #-481]! @ 0xfffffe1f │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f0f8cc │ │ │ │ strmi r2, [r4], -r0, lsl #10 │ │ │ │ blvs ff8e8190 <__bss_end__@@Base+0xff5e29dc> │ │ │ │ @@ -372,24 +372,24 @@ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f8f8cc │ │ │ │ vpmax.s8 d20, d1, d3 │ │ │ │ vorr.i32 d20, #9 @ 0x00000009 │ │ │ │ ldrbtmi r3, [sl], #-257 @ 0xfffffeff │ │ │ │ stc2l 7, cr15, [r6, #1020] @ 0x3fc │ │ │ │ - andseq r1, ip, lr, lsl pc │ │ │ │ + andseq r1, ip, sl, lsl pc │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl feb6dce8 <__bss_end__@@Base+0xfe868534> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 11aad0 │ │ │ │ msrvc SPSR_fiq, r0 │ │ │ │ smlabtcc r1, r0, r2, pc @ │ │ │ │ @ instruction: 0xf7ff447a │ │ │ │ svclt 0x0000fdb5 │ │ │ │ - ldrsheq r2, [ip], -r4 │ │ │ │ + ldrsheq r2, [ip], -r0 │ │ │ │ tstcs r0, #208, 18 @ 0x340000 │ │ │ │ bl fe8e0f0c <__bss_end__@@Base+0xfe5db758> │ │ │ │ b 13d7718 <__bss_end__@@Base+0x10d1f64> │ │ │ │ svclt 0x00b803e3 │ │ │ │ addmi r1, fp, #13172736 @ 0xc90000 │ │ │ │ bl c694c │ │ │ │ smlabtcs r0, r1, r1, r0 │ │ │ │ @@ -405,24 +405,24 @@ │ │ │ │ strmi r4, [r1], -r6, lsl #22 │ │ │ │ smlabtpl r0, sp, r9, lr │ │ │ │ @ instruction: 0xf0474905 │ │ │ │ ldrtmi r6, [r0], -r0, asr #5 │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7ff9402 │ │ │ │ svclt 0x0000fd25 │ │ │ │ - andseq r2, ip, ip, asr #2 │ │ │ │ - andseq r1, ip, r6, lsr #22 │ │ │ │ + andseq r2, ip, r8, asr #2 │ │ │ │ + andseq r1, ip, r2, lsr #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl feb6dd70 <__bss_end__@@Base+0xfe8685bc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi dab58 │ │ │ │ vmax.s8 d20, d5, d10 │ │ │ │ ldrbtmi r2, [fp], #-326 @ 0xfffffeba │ │ │ │ @ instruction: 0xffd1f7ff │ │ │ │ - andseq r2, ip, r2, asr r1 │ │ │ │ + andseq r2, ip, lr, asr #2 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl feb6dd90 <__bss_end__@@Base+0xfe8685dc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmib r0, {r3, r4, r6, r7, r8, r9, sl, fp}^ │ │ │ │ addlt r3, r5, r0, lsl r5 │ │ │ │ ldrmi r4, [r6], -r4, lsl #12 │ │ │ │ @ instruction: 0xf0cd1aed │ │ │ │ @@ -458,16 +458,16 @@ │ │ │ │ @ instruction: 0xf06f4620 │ │ │ │ cdpne 1, 6, cr0, cr10, cr3, {0} │ │ │ │ blx ff4d2f54 <__bss_end__@@Base+0xff1cd7a0> │ │ │ │ strtmi r4, [r0], -r9, lsr #12 │ │ │ │ pop {r0, r2, ip, sp, pc} │ │ │ │ @ instruction: 0xf0d840f0 │ │ │ │ svclt 0x0000b803 │ │ │ │ - andseq r2, ip, r6, asr r2 │ │ │ │ - mulseq ip, r8, sl │ │ │ │ + andseq r2, ip, r2, asr r2 │ │ │ │ + mulseq ip, r4, sl │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0070f8cc │ │ │ │ @ instruction: 0xb09b4ef6 │ │ │ │ eorcs r4, r0, #251904 @ 0x3d800 │ │ │ │ @ instruction: 0x460d447e │ │ │ │ @@ -721,89 +721,89 @@ │ │ │ │ strdeq r9, [sl], -r4 @ │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ eoreq r9, sl, ip, lsl #11 │ │ │ │ andeq r0, r0, r0, lsr #26 │ │ │ │ andeq r0, r0, r4, ror r9 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, ror #17 │ │ │ │ - andseq r6, ip, r2, lsl #8 │ │ │ │ + @ instruction: 0x001c63fe │ │ │ │ andeq r0, r0, r8, lsr #26 │ │ │ │ andseq r6, r2, r5, lsl #11 │ │ │ │ andeq r0, r0, ip, lsr #13 │ │ │ │ @ instruction: 0x001263f3 │ │ │ │ andeq r0, r0, r8, ror #12 │ │ │ │ andseq r9, fp, r4, asr #2 │ │ │ │ - andseq r6, ip, r2, ror #8 │ │ │ │ + andseq r6, ip, lr, asr r4 │ │ │ │ eoreq r9, sl, r6, lsr #6 │ │ │ │ - andseq r6, ip, r4, ror r4 │ │ │ │ + andseq r6, ip, r0, ror r4 │ │ │ │ andseq r6, r2, r3, ror #5 │ │ │ │ eoreq r8, lr, r6, lsl #10 │ │ │ │ eoreq r8, lr, lr, asr #9 │ │ │ │ - andseq r6, ip, r8, ror r4 │ │ │ │ + andseq r6, ip, r4, ror r4 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x001c63f6 │ │ │ │ - andseq r6, ip, r6, ror r4 │ │ │ │ + @ instruction: 0x001c63f2 │ │ │ │ + andseq r6, ip, r2, ror r4 │ │ │ │ andeq r0, r0, ip, lsr #28 │ │ │ │ eoreq r8, lr, r8, ror #8 │ │ │ │ eoreq r8, lr, r2, asr r4 │ │ │ │ eoreq r8, lr, r4, asr #8 │ │ │ │ eoreq r8, lr, lr, lsr #8 │ │ │ │ - andseq r6, ip, r6, lsr r2 │ │ │ │ - andseq r6, ip, sl, lsr #6 │ │ │ │ - andseq r6, ip, ip, lsl r2 │ │ │ │ + andseq r6, ip, r2, lsr r2 │ │ │ │ + andseq r6, ip, r6, lsr #6 │ │ │ │ + andseq r6, ip, r8, lsl r2 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ strdeq r8, [lr], -ip @ │ │ │ │ muleq r0, r4, r9 │ │ │ │ mlaeq sl, r4, r1, r9 │ │ │ │ - @ instruction: 0x001c63fa │ │ │ │ + @ instruction: 0x001c63f6 │ │ │ │ eoreq r9, sl, r2, asr r1 │ │ │ │ - andseq r6, ip, r6, asr #32 │ │ │ │ - andseq r6, ip, r0, asr r0 │ │ │ │ + andseq r6, ip, r2, asr #32 │ │ │ │ + andseq r6, ip, ip, asr #32 │ │ │ │ eoreq r3, r9, r8, asr r1 │ │ │ │ strhteq r9, [sl], -lr │ │ │ │ - andseq r6, ip, r8, asr #6 │ │ │ │ - andseq r6, ip, r4, ror #4 │ │ │ │ - andseq r6, ip, r2, ror r2 │ │ │ │ + andseq r6, ip, r4, asr #6 │ │ │ │ + andseq r6, ip, r0, ror #4 │ │ │ │ + andseq r6, ip, lr, ror #4 │ │ │ │ andseq r7, r2, r5, lsl #3 │ │ │ │ - andseq r6, ip, r8, lsr r2 │ │ │ │ - mulseq ip, r2, r0 │ │ │ │ - andseq r6, ip, lr, asr #2 │ │ │ │ - mulseq ip, sl, r1 │ │ │ │ - andseq r6, ip, r2, ror r2 │ │ │ │ - andseq r6, ip, lr, lsl #5 │ │ │ │ + andseq r6, ip, r4, lsr r2 │ │ │ │ + andseq r6, ip, lr, lsl #1 │ │ │ │ + andseq r6, ip, sl, asr #2 │ │ │ │ + mulseq ip, r6, r1 │ │ │ │ + andseq r6, ip, lr, ror #4 │ │ │ │ + andseq r6, ip, sl, lsl #5 │ │ │ │ andcs r4, r7, r3, lsl #20 │ │ │ │ ldrbtmi r4, [sl], #-2307 @ 0xfffff6fd │ │ │ │ @ instruction: 0xf1ad4479 │ │ │ │ svclt 0x0000bf35 │ │ │ │ - andseq lr, fp, r6, lsr #17 │ │ │ │ + andseq lr, fp, r2, lsr #17 │ │ │ │ strdeq r1, [r9], -r4 @ │ │ │ │ andcs r4, r1, r3, lsl #20 │ │ │ │ ldrbtmi r4, [sl], #-2307 @ 0xfffff6fd │ │ │ │ @ instruction: 0xf1ad4479 │ │ │ │ svclt 0x0000bf29 │ │ │ │ - andseq pc, ip, sl, ror #21 │ │ │ │ + andseq pc, ip, r6, ror #21 │ │ │ │ eoreq r1, r9, r0, lsl #22 │ │ │ │ andcs r4, r2, r3, lsl #20 │ │ │ │ ldrbtmi r4, [sl], #-2307 @ 0xfffff6fd │ │ │ │ @ instruction: 0xf1ad4479 │ │ │ │ svclt 0x0000bf1d │ │ │ │ - andseq r0, ip, r2, lsl r7 │ │ │ │ + andseq r0, ip, lr, lsl #14 │ │ │ │ eoreq r1, r9, ip, lsl #22 │ │ │ │ andcs r4, r4, r3, lsl #20 │ │ │ │ ldrbtmi r4, [sl], #-2307 @ 0xfffff6fd │ │ │ │ @ instruction: 0xf1ad4479 │ │ │ │ svclt 0x0000bf11 │ │ │ │ - andseq pc, ip, sl, lsl #23 │ │ │ │ + andseq pc, ip, r6, lsl #23 │ │ │ │ eoreq r1, r9, r8, lsl fp │ │ │ │ andcs r4, r3, r3, lsl #18 │ │ │ │ ldrbtmi r4, [r9], #-2563 @ 0xfffff5fd │ │ │ │ hvccc 50250 @ 0xc44a │ │ │ │ svclt 0x0004f1ad │ │ │ │ eoreq r1, r9, r6, lsr #22 │ │ │ │ - andseq pc, ip, r8, lsl #26 │ │ │ │ + andseq pc, ip, r4, lsl #26 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ blhi 15263c │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ bleq ffc554c0 <__bss_end__@@Base+0xff94fd0c> │ │ │ │ ldclvc 5, cr15, [r7, #-692]! @ 0xfffffd4c │ │ │ │ blcs fe655514 <__bss_end__@@Base+0xfe34fd60> │ │ │ │ @@ -9310,18 +9310,18 @@ │ │ │ │ bls ffb4ad30 <__bss_end__@@Base+0xff84557c> │ │ │ │ stcllt 7, cr15, [r5, #988] @ 0x3dc │ │ │ │ andhi pc, r0, pc, lsr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ teqmi r0, #0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svcvc 0x00f80000 │ │ │ │ - andseq r9, fp, sl, asr r1 │ │ │ │ - andseq r9, fp, r0, lsr #1 │ │ │ │ - andseq r9, fp, r8, lsr #2 │ │ │ │ - andseq r9, fp, r4, lsl #2 │ │ │ │ + andseq r9, fp, r6, asr r1 │ │ │ │ + mulseq fp, ip, r0 │ │ │ │ + andseq r9, fp, r4, lsr #2 │ │ │ │ + andseq r9, fp, r0, lsl #2 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl feb7689c <__bss_end__@@Base+0xfe8710e8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bvs ff0e3664 <__bss_end__@@Base+0xfedddeb0> │ │ │ │ strmi r4, [lr], -r4, lsl #12 │ │ │ │ blcc 70f00 │ │ │ │ blcs 381bc │ │ │ │ @@ -10456,17 +10456,17 @@ │ │ │ │ ldclt 0, cr2, [r0, #-4] │ │ │ │ andseq r7, sl, lr, lsl ip │ │ │ │ @ instruction: 0xfffffca7 │ │ │ │ @ instruction: 0x001a7bfe │ │ │ │ @ instruction: 0xfffffcff │ │ │ │ @ instruction: 0x001a7bd6 │ │ │ │ @ instruction: 0xfffffd13 │ │ │ │ - @ instruction: 0x001c5df2 │ │ │ │ + andseq r5, ip, lr, ror #27 │ │ │ │ @ instruction: 0xfffffd27 │ │ │ │ - andseq r5, ip, sl, asr lr │ │ │ │ + andseq r5, ip, r6, asr lr │ │ │ │ @ instruction: 0xfffffd3b │ │ │ │ @ instruction: 0xfffffd73 │ │ │ │ andseq r7, sl, r4, asr #22 │ │ │ │ @ instruction: 0xfffffd85 │ │ │ │ @ instruction: 0xfffffdbd │ │ │ │ andseq r7, sl, r2, lsl fp │ │ │ │ @ instruction: 0xfffffdcf │ │ │ │ @@ -10699,19 +10699,19 @@ │ │ │ │ blx ff15cf4a <__bss_end__@@Base+0xfee57796> │ │ │ │ @ instruction: 0xf06f4a12 │ │ │ │ strtmi r0, [r0], -r1, lsl #2 │ │ │ │ @ instruction: 0xf0cd447a │ │ │ │ strtmi pc, [r0], -pc, ror #18 │ │ │ │ @ instruction: 0xff08f0c4 │ │ │ │ ldclt 0, cr2, [r0, #-4] │ │ │ │ - andseq r3, ip, r6, ror #8 │ │ │ │ + andseq r3, ip, r2, ror #8 │ │ │ │ @ instruction: 0xfffffe3f │ │ │ │ andseq r7, sl, r6, lsl #15 │ │ │ │ @ instruction: 0xfffffe97 │ │ │ │ - ldrheq r8, [fp], -sl │ │ │ │ + ldrheq r8, [fp], -r6 │ │ │ │ @ instruction: 0xfffffeab │ │ │ │ andseq r7, sl, lr, lsr #14 │ │ │ │ @ instruction: 0xfffffebf │ │ │ │ andseq r7, sl, sl, lsl #14 │ │ │ │ @ instruction: 0xfffffed3 │ │ │ │ @ instruction: 0xfffffdb7 │ │ │ │ @ instruction: 0xfffffd03 │ │ │ │ @@ -11002,15 +11002,15 @@ │ │ │ │ @ instruction: 0x2001fcb5 │ │ │ │ svclt 0x0000bd10 │ │ │ │ eoreq r9, r8, r8, asr r1 │ │ │ │ andeq r0, r0, ip, ror #16 │ │ │ │ @ instruction: 0x001a71fe │ │ │ │ andseq r7, sl, sl, asr #6 │ │ │ │ @ instruction: 0xfffffd85 │ │ │ │ - andseq r7, fp, r0, lsl #24 │ │ │ │ + @ instruction: 0x001b7bfc │ │ │ │ @ instruction: 0xfffffddd │ │ │ │ andseq fp, sl, r8, asr r7 │ │ │ │ @ instruction: 0xfffffdf1 │ │ │ │ @ instruction: 0xfffffe29 │ │ │ │ @ instruction: 0x001a72ba │ │ │ │ @ instruction: 0xfffffe3b │ │ │ │ @ instruction: 0xfffffe73 │ │ │ │ @@ -11387,15 +11387,15 @@ │ │ │ │ @ instruction: 0xf0cb4479 │ │ │ │ @ instruction: 0x4620fcd7 │ │ │ │ @ instruction: 0xf0d62103 │ │ │ │ andcs pc, r1, pc, ror #30 │ │ │ │ svclt 0x0000bd10 │ │ │ │ andseq r6, sl, r6, ror ip │ │ │ │ andseq r6, sl, ip, lsl #25 │ │ │ │ - andseq r5, fp, r8, ror #5 │ │ │ │ + andseq r5, fp, r4, ror #5 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl feb78904 <__bss_end__@@Base+0xfe873150> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ addlt r0, r3, r0, ror #31 │ │ │ │ strmi r4, [sp], -r4, lsl #12 │ │ │ │ @ instruction: 0x461f4616 │ │ │ │ cdp2 0, 12, cr15, cr10, cr9, {6} │ │ │ │ @@ -12368,15 +12368,15 @@ │ │ │ │ @ instruction: 0x000006bc │ │ │ │ andseq r6, sl, r0, lsr fp │ │ │ │ andseq r6, sl, ip, lsr #22 │ │ │ │ andeq r0, r0, r8, ror #26 │ │ │ │ andseq r6, sl, ip, lsr fp │ │ │ │ andseq r6, sl, r8, asr #22 │ │ │ │ andeq r0, r0, r8, lsl ip │ │ │ │ - @ instruction: 0x001b0cb2 │ │ │ │ + andseq r0, fp, lr, lsr #25 │ │ │ │ andseq r6, sl, sl, asr fp │ │ │ │ andeq r0, r0, r8, ror #21 │ │ │ │ andseq r7, sl, ip, ror #15 │ │ │ │ andseq r6, sl, ip, lsr sl │ │ │ │ andeq r0, r0, r4, asr #20 │ │ │ │ andseq ip, sl, r6, asr #20 │ │ │ │ andseq r6, sl, r6, asr #22 │ │ │ │ @@ -13553,15 +13553,15 @@ │ │ │ │ eoreq r6, r8, r8, lsr r9 │ │ │ │ andeq r0, r0, ip, ror #16 │ │ │ │ @ instruction: 0x001a49de │ │ │ │ @ instruction: 0x001a7af6 │ │ │ │ @ instruction: 0xfffffe91 │ │ │ │ @ instruction: 0x001a7ad0 │ │ │ │ @ instruction: 0xfffffe07 │ │ │ │ - @ instruction: 0x001c2cb6 │ │ │ │ + @ instruction: 0x001c2cb2 │ │ │ │ @ instruction: 0xfffffd93 │ │ │ │ andseq r7, sl, r6, ror sl │ │ │ │ @ instruction: 0xfffffecf │ │ │ │ @ instruction: 0xfffffe7f │ │ │ │ @ instruction: 0xfffffcdf │ │ │ │ @ instruction: 0xfffffc67 │ │ │ │ mulseq sl, r8, r9 │ │ │ │ @@ -13996,15 +13996,15 @@ │ │ │ │ eoreq r6, r8, r0, lsl #4 │ │ │ │ strdeq r6, [r8], -r6 @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ ldrdeq r6, [r8], -r8 @ │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ andeq r0, r0, r8, lsr #28 │ │ │ │ andeq r0, r0, r9, lsr #2 │ │ │ │ - @ instruction: 0x001c2efe │ │ │ │ + @ instruction: 0x001c2efa │ │ │ │ andseq r7, sl, ip, ror #7 │ │ │ │ andseq r7, sl, sl, lsr #8 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl feb7b1d0 <__bss_end__@@Base+0xfe875a1c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strmi r0, [r4], -r8, ror #31 │ │ │ │ blvs 97e7dc <__bss_end__@@Base+0x679028> │ │ │ │ @@ -14137,17 +14137,17 @@ │ │ │ │ eoreq r6, r8, r0 │ │ │ │ andeq r0, r0, r8, lsr #28 │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ strhteq r5, [r8], -r0 │ │ │ │ @ instruction: 0xfffffee9 │ │ │ │ andseq r7, sl, r4, lsr #4 │ │ │ │ eoreq r6, r8, r6, lsl #29 │ │ │ │ - @ instruction: 0x001c2cd0 │ │ │ │ + andseq r2, ip, ip, asr #25 │ │ │ │ @ instruction: 0x001a71be │ │ │ │ - andseq r1, fp, r6, lsl #14 │ │ │ │ + andseq r1, fp, r2, lsl #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl feb7b404 <__bss_end__@@Base+0xfe875c50> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [fp, #-960] @ 0xfffffc40 │ │ │ │ @ instruction: 0xf0bf4604 │ │ │ │ blmi 2e3ea0 <__bss_start@@Base+0x14e90> │ │ │ │ @ instruction: 0xf04f447d │ │ │ │ @@ -14458,19 +14458,19 @@ │ │ │ │ strls r6, [r0], #-2084 @ 0xfffff7dc │ │ │ │ blx fe7609d8 <__bss_end__@@Base+0xfe45b224> │ │ │ │ andlt r2, r5, r0 │ │ │ │ svclt 0x0000bd30 │ │ │ │ strdeq r5, [r8], -r4 @ │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - andseq r3, fp, lr, lsl r2 │ │ │ │ + andseq r3, fp, sl, lsl r2 │ │ │ │ andseq r6, sl, sl, ror #26 │ │ │ │ andeq r0, r0, r0, lsr #16 │ │ │ │ andseq r6, sl, r0, asr #26 │ │ │ │ - andseq r6, fp, r0, lsl sl │ │ │ │ + andseq r6, fp, ip, lsl #20 │ │ │ │ andseq r6, sl, r6, lsl sp │ │ │ │ andseq r9, sl, r2, lsl r9 │ │ │ │ andseq r6, sl, lr, ror #25 │ │ │ │ andseq r9, sl, lr, lsl #14 │ │ │ │ andseq r6, sl, sl, asr #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl feb7b924 <__bss_end__@@Base+0xfe876170> │ │ │ │ @@ -14587,17 +14587,17 @@ │ │ │ │ andeq r0, r0, r0, lsr #16 │ │ │ │ @ instruction: 0x001a6bf0 │ │ │ │ andseq r6, sl, r2, lsl #23 │ │ │ │ @ instruction: 0x001a6bda │ │ │ │ andseq r6, sl, sl, asr fp │ │ │ │ andseq r6, sl, lr, lsr #23 │ │ │ │ andseq r6, sl, r6, lsr fp │ │ │ │ - andseq r2, fp, sl, asr #31 │ │ │ │ + andseq r2, fp, r6, asr #31 │ │ │ │ andseq r6, sl, lr, lsl #22 │ │ │ │ - andseq r6, fp, r6, ror #15 │ │ │ │ + andseq r6, fp, r2, ror #15 │ │ │ │ andseq r6, sl, sl, ror #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl feb7bb10 <__bss_end__@@Base+0xfe87635c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stclmi 15, cr0, [lr, #-896] @ 0xfffffc80 │ │ │ │ strmi fp, [r4], -r5, lsl #1 │ │ │ │ @ instruction: 0xf880f0ba │ │ │ │ @@ -14682,17 +14682,17 @@ │ │ │ │ andseq r6, sl, r6, ror sl │ │ │ │ @ instruction: 0x001a69fc │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andseq r6, sl, lr, asr #19 │ │ │ │ andeq r0, r0, r0, lsr #16 │ │ │ │ andseq r6, sl, r8, lsr sl │ │ │ │ andseq r6, sl, lr, lsr #19 │ │ │ │ - andseq r6, fp, r2, lsl #13 │ │ │ │ + andseq r6, fp, lr, ror r6 │ │ │ │ andseq r6, sl, r6, lsl #19 │ │ │ │ - andseq r2, fp, lr, lsl lr │ │ │ │ + andseq r2, fp, sl, lsl lr │ │ │ │ andseq r6, sl, r2, ror #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl feb7bc8c <__bss_end__@@Base+0xfe8764d8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r7, #-896]! @ 0xfffffc80 │ │ │ │ strmi fp, [r4], -r5, lsl #1 │ │ │ │ @ instruction: 0xffc2f0b9 │ │ │ │ @@ -14748,17 +14748,17 @@ │ │ │ │ stmdavs r4!, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf0be9400 │ │ │ │ andcs pc, r0, r7, asr r8 @ │ │ │ │ ldclt 0, cr11, [r0, #-20]! @ 0xffffffec │ │ │ │ eoreq r5, r8, r4, lsl #12 │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - andseq r2, fp, ip, asr #26 │ │ │ │ + andseq r2, fp, r8, asr #26 │ │ │ │ mulseq sl, r8, r8 │ │ │ │ - andseq r6, fp, r4, ror #10 │ │ │ │ + andseq r6, fp, r0, ror #10 │ │ │ │ andseq r6, sl, sl, ror #16 │ │ │ │ andeq r0, r0, r0, lsr #16 │ │ │ │ andseq r6, sl, r0, asr #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl feb7bd9c <__bss_end__@@Base+0xfe8765e8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r4, #-896]! @ 0xfffffc80 │ │ │ │ @@ -14812,18 +14812,18 @@ │ │ │ │ @ instruction: 0xf06fc034 │ │ │ │ stmib sp, {r0, r2, r8}^ │ │ │ │ ldrbtmi r3, [sl], #-1 │ │ │ │ vmax.s8 d20, d0, d16 │ │ │ │ @ instruction: 0xe7d663b3 │ │ │ │ strdeq r5, [r8], -r4 @ │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ - andseq r2, fp, r8, lsr ip │ │ │ │ + andseq r2, fp, r4, lsr ip │ │ │ │ andseq r6, sl, sl, lsl #15 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - andseq r6, fp, r0, asr r4 │ │ │ │ + andseq r6, fp, ip, asr #8 │ │ │ │ andseq r6, sl, r6, asr r7 │ │ │ │ andseq r6, sl, r6, lsr r7 │ │ │ │ andeq r0, r0, r0, lsr #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl feb7bea0 <__bss_end__@@Base+0xfe8766ec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldclmi 15, cr0, [r1, #-896] @ 0xfffffc80 │ │ │ │ @@ -14907,19 +14907,19 @@ │ │ │ │ strls r6, [r0], #-2084 @ 0xfffff7dc │ │ │ │ @ instruction: 0xff1af0bd │ │ │ │ andlt r2, r5, r0 │ │ │ │ svclt 0x0000bd30 │ │ │ │ strdeq r5, [r8], -r0 @ │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - andseq r2, fp, sl, lsl fp │ │ │ │ + andseq r2, fp, r6, lsl fp │ │ │ │ andseq r6, sl, r6, ror #12 │ │ │ │ andeq r0, r0, r0, lsr #16 │ │ │ │ andseq r6, sl, ip, lsr r6 │ │ │ │ - andseq r6, fp, ip, lsl #6 │ │ │ │ + andseq r6, fp, r8, lsl #6 │ │ │ │ andseq r6, sl, r2, lsl r6 │ │ │ │ andseq r9, sl, lr, lsl #4 │ │ │ │ andseq r6, sl, sl, ror #11 │ │ │ │ andseq r9, sl, sl │ │ │ │ andseq r6, sl, r6, asr #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl feb7c028 <__bss_end__@@Base+0xfe876874> │ │ │ │ @@ -15001,20 +15001,20 @@ │ │ │ │ ldrbtmi r3, [sl], #-969 @ 0xfffffc37 │ │ │ │ strls r6, [r0], #-2084 @ 0xfffff7dc │ │ │ │ mrc2 0, 2, pc, cr12, cr13, {5} │ │ │ │ andlt r2, r5, r0 │ │ │ │ svclt 0x0000bd30 │ │ │ │ eoreq r5, r8, r8, ror #4 │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ - mulseq fp, r2, r9 │ │ │ │ + andseq r2, fp, lr, lsl #19 │ │ │ │ andseq r6, sl, r4, ror #9 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0x001a64b6 │ │ │ │ andeq r0, r0, r0, lsr #16 │ │ │ │ - mulseq fp, r0, r1 │ │ │ │ + andseq r6, fp, ip, lsl #3 │ │ │ │ mulseq sl, r6, r4 │ │ │ │ mulseq sl, r2, r0 │ │ │ │ andseq r6, sl, lr, ror #8 │ │ │ │ andseq r8, sl, lr, lsl #29 │ │ │ │ andseq r6, sl, sl, asr #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl feb7c1a4 <__bss_end__@@Base+0xfe8769f0> │ │ │ │ @@ -15100,19 +15100,19 @@ │ │ │ │ strls r6, [r0], #-2084 @ 0xfffff7dc │ │ │ │ ldc2 0, cr15, [r8, #756] @ 0x2f4 │ │ │ │ andlt r2, r5, r0 │ │ │ │ svclt 0x0000bd30 │ │ │ │ eoreq r5, r8, ip, ror #1 │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - andseq r2, fp, r6, lsl r8 │ │ │ │ + andseq r2, fp, r2, lsl r8 │ │ │ │ andseq r6, sl, r2, ror #6 │ │ │ │ andeq r0, r0, r0, lsr #16 │ │ │ │ andseq r6, sl, r8, lsr r3 │ │ │ │ - andseq r6, fp, r8 │ │ │ │ + andseq r6, fp, r4 │ │ │ │ andseq r6, sl, lr, lsl #6 │ │ │ │ andseq r8, sl, sl, lsl #30 │ │ │ │ andseq r6, sl, r6, ror #5 │ │ │ │ andseq r8, sl, r6, lsl #26 │ │ │ │ andseq r6, sl, r2, asr #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl feb7c32c <__bss_end__@@Base+0xfe876b78> │ │ │ │ @@ -15439,26 +15439,26 @@ │ │ │ │ vadd.i8 , q8, q14 │ │ │ │ ldrbtmi r2, [sl], #-979 @ 0xfffffc2d │ │ │ │ strls r6, [r0], #-2084 @ 0xfffff7dc │ │ │ │ blx ffbe1930 <__bss_end__@@Base+0xff8dc17c> │ │ │ │ svclt 0x0000e792 │ │ │ │ strdeq r4, [r8], -r0 @ │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ - mulseq fp, sl, r6 │ │ │ │ + mulseq fp, r6, r6 │ │ │ │ andseq r5, sl, r4, asr lr │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andseq r5, sl, r6, lsr #28 │ │ │ │ andeq r0, r0, r0, lsr #16 │ │ │ │ - andseq sp, fp, r8, ror #12 │ │ │ │ + andseq sp, fp, r4, ror #12 │ │ │ │ andseq r5, sl, r6, lsl #28 │ │ │ │ - @ instruction: 0x001afbd2 │ │ │ │ + andseq pc, sl, lr, asr #23 │ │ │ │ @ instruction: 0x001a5dde │ │ │ │ - andseq r7, fp, r2, lsr sl │ │ │ │ + andseq r7, fp, lr, lsr #20 │ │ │ │ @ instruction: 0x001a5dba │ │ │ │ - andseq sp, fp, r6, asr #2 │ │ │ │ + andseq sp, fp, r2, asr #2 │ │ │ │ mulseq sl, r2, sp │ │ │ │ andseq r8, sl, r6, lsl #14 │ │ │ │ andseq r5, sl, lr, ror #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl feb7c88c <__bss_end__@@Base+0xfe8770d8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stclmi 15, cr0, [r6, #-896]! @ 0xfffffc80 │ │ │ │ @@ -15562,26 +15562,26 @@ │ │ │ │ vadd.i8 , q8, q14 │ │ │ │ ldrbtmi r2, [sl], #-923 @ 0xfffffc65 │ │ │ │ strls r6, [r0], #-2084 @ 0xfffff7dc │ │ │ │ @ instruction: 0xf9f8f0bd │ │ │ │ svclt 0x0000e792 │ │ │ │ eoreq r4, r8, r4, lsl #20 │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ - andseq sp, fp, lr, lsr #9 │ │ │ │ + andseq sp, fp, sl, lsr #9 │ │ │ │ andseq r5, sl, r8, ror #24 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andseq r5, sl, sl, lsr ip │ │ │ │ andeq r0, r0, r0, lsr #16 │ │ │ │ - andseq sp, fp, ip, ror r4 │ │ │ │ + andseq sp, fp, r8, ror r4 │ │ │ │ andseq r5, sl, sl, lsl ip │ │ │ │ - andseq pc, sl, r6, ror #19 │ │ │ │ + andseq pc, sl, r2, ror #19 │ │ │ │ @ instruction: 0x001a5bf2 │ │ │ │ - andseq r7, fp, r6, asr #16 │ │ │ │ + andseq r7, fp, r2, asr #16 │ │ │ │ andseq r5, sl, lr, asr #23 │ │ │ │ - andseq ip, fp, sl, asr pc │ │ │ │ + andseq ip, fp, r6, asr pc │ │ │ │ andseq r5, sl, r6, lsr #23 │ │ │ │ andseq r8, sl, sl, lsl r5 │ │ │ │ andseq r5, sl, r2, lsl #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl feb7ca78 <__bss_end__@@Base+0xfe8772c4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r4, #-896]! @ 0xfffffc80 │ │ │ │ @@ -15635,18 +15635,18 @@ │ │ │ │ @ instruction: 0xf06fc034 │ │ │ │ stmib sp, {r0, r2, r8}^ │ │ │ │ ldrbtmi r3, [sl], #-1 │ │ │ │ vmax.s8 d20, d0, d16 │ │ │ │ @ instruction: 0xe7d62355 │ │ │ │ eoreq r4, r8, r8, lsl r8 │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ - andseq r1, fp, ip, asr pc │ │ │ │ + andseq r1, fp, r8, asr pc │ │ │ │ andseq r5, sl, lr, lsr #21 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - andseq r5, fp, r4, ror r7 │ │ │ │ + andseq r5, fp, r0, ror r7 │ │ │ │ andseq r5, sl, sl, ror sl │ │ │ │ andseq r5, sl, sl, asr sl │ │ │ │ andeq r0, r0, r0, lsr #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl feb7cb7c <__bss_end__@@Base+0xfe8773c8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [r8, #-896]! @ 0xfffffc80 │ │ │ │ @@ -15688,15 +15688,15 @@ │ │ │ │ @ instruction: 0xf06fc02c │ │ │ │ stmib sp, {r0, r2, r8}^ │ │ │ │ ldrbtmi r3, [sl], #-1 │ │ │ │ vmax.s8 d20, d0, d16 │ │ │ │ @ instruction: 0xe7e92336 │ │ │ │ eoreq r4, r8, r4, lsl r7 │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ - mulseq fp, lr, lr │ │ │ │ + mulseq fp, sl, lr │ │ │ │ @ instruction: 0x001a59b4 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andseq r5, sl, r6, lsl #19 │ │ │ │ andeq r0, r0, r0, lsr #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl feb7cc48 <__bss_end__@@Base+0xfe877494> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @@ -15751,18 +15751,18 @@ │ │ │ │ @ instruction: 0xf06fc034 │ │ │ │ stmib sp, {r0, r2, r8}^ │ │ │ │ ldrbtmi r3, [sl], #-1 │ │ │ │ vmax.s8 d20, d0, d16 │ │ │ │ bfi r2, r2, #6, #17 │ │ │ │ eoreq r4, r8, r8, asr #12 │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ - andseq r1, fp, ip, lsl #27 │ │ │ │ + andseq r1, fp, r8, lsl #27 │ │ │ │ @ instruction: 0x001a58de │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - andseq r5, fp, r4, lsr #11 │ │ │ │ + andseq r5, fp, r0, lsr #11 │ │ │ │ andseq r5, sl, sl, lsr #17 │ │ │ │ andseq r5, sl, sl, lsl #17 │ │ │ │ andeq r0, r0, r0, lsr #16 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl feb7cd4c <__bss_end__@@Base+0xfe877598> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ cdpmi 15, 8, cr0, cr13, cr0, {7} │ │ │ │ @@ -15906,19 +15906,19 @@ │ │ │ │ movweq pc, #63040 @ 0xf640 @ │ │ │ │ stmdavs r4!, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf0bc9400 │ │ │ │ ldrb pc, [r7, -r9, asr #30] @ │ │ │ │ eoreq r4, r8, r4, asr #10 │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - andseq r1, fp, ip, lsr #24 │ │ │ │ + andseq r1, fp, r8, lsr #24 │ │ │ │ andseq r5, sl, r8, ror r7 │ │ │ │ andeq r0, r0, r0, lsr #16 │ │ │ │ andseq r5, sl, r8, asr #14 │ │ │ │ - andseq r5, fp, ip, lsl r4 │ │ │ │ + andseq r5, fp, r8, lsl r4 │ │ │ │ andseq r5, sl, r2, lsr #14 │ │ │ │ andseq r5, sl, sl, lsr #15 │ │ │ │ @ instruction: 0x001a56fa │ │ │ │ andseq r5, sl, r4, ror r7 │ │ │ │ andseq r5, sl, ip, asr #13 │ │ │ │ andseq r5, sl, ip, asr r7 │ │ │ │ andseq r5, sl, r4, lsr #13 │ │ │ │ @@ -16049,19 +16049,19 @@ │ │ │ │ bicvc pc, r6, #64, 4 │ │ │ │ stmdavs r4!, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf0bc9400 │ │ │ │ ldrb pc, [fp, -fp, lsr #28]! @ │ │ │ │ eoreq r4, r8, r8, lsr #5 │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - andseq r1, fp, r8, lsr #19 │ │ │ │ + andseq r1, fp, r4, lsr #19 │ │ │ │ @ instruction: 0x001a54f4 │ │ │ │ andeq r0, r0, r0, lsr #16 │ │ │ │ andseq r5, sl, r4, asr #9 │ │ │ │ - mulseq fp, r8, r1 │ │ │ │ + mulseq fp, r4, r1 │ │ │ │ mulseq sl, lr, r4 │ │ │ │ andseq r5, sl, sl, lsr r5 │ │ │ │ andseq r5, sl, r6, ror r4 │ │ │ │ andseq r5, sl, r4, lsr r5 │ │ │ │ andseq r5, sl, r8, asr #8 │ │ │ │ @ instruction: 0x001a54f0 │ │ │ │ andseq r5, sl, r0, lsr #8 │ │ │ │ @@ -16236,15 +16236,15 @@ │ │ │ │ @ instruction: 0x001a52f8 │ │ │ │ andseq r5, sl, ip, lsl #4 │ │ │ │ strdeq r3, [r8], -r4 @ │ │ │ │ andeq r0, r0, r0, lsr #16 │ │ │ │ andseq r5, sl, r8, asr #3 │ │ │ │ mulseq sl, ip, r2 │ │ │ │ andseq r5, sl, r6, lsr #3 │ │ │ │ - andseq r9, fp, r6, lsr #2 │ │ │ │ + andseq r9, fp, r2, lsr #2 │ │ │ │ andseq r5, sl, r2, lsl #3 │ │ │ │ andseq r5, sl, sl, asr r2 │ │ │ │ andseq r5, sl, lr, asr r1 │ │ │ │ andseq r5, sl, r6, ror r2 │ │ │ │ andseq r5, sl, r6, lsr r2 │ │ │ │ andseq r5, sl, r0, asr #4 │ │ │ │ andseq r5, sl, ip, lsl r2 │ │ │ │ @@ -16549,19 +16549,19 @@ │ │ │ │ mvnsmi pc, #64, 4 │ │ │ │ stmdavs r4!, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf0bc9400 │ │ │ │ ldr pc, [r6, r3, asr #20] │ │ │ │ eoreq r3, r8, r8, asr #20 │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - andseq r1, fp, r4, asr r1 │ │ │ │ + andseq r1, fp, r0, asr r1 │ │ │ │ mulseq sl, sl, ip │ │ │ │ andeq r0, r0, r0, lsr #16 │ │ │ │ andseq r4, sl, r0, ror ip │ │ │ │ - andseq r4, fp, r4, asr #18 │ │ │ │ + andseq r4, fp, r0, asr #18 │ │ │ │ andseq r4, sl, r8, asr #24 │ │ │ │ andseq r4, sl, r0, ror sp │ │ │ │ andseq r4, sl, r8, lsl ip │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl feb7d9c8 <__bss_end__@@Base+0xfe878214> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ cdpmi 15, 5, cr0, cr1, cr0, {7} │ │ │ │ @@ -16645,19 +16645,19 @@ │ │ │ │ bicmi pc, r4, #64, 4 │ │ │ │ stmdavs r4!, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf0bc9400 │ │ │ │ ldr pc, [r6, r3, lsl #19] │ │ │ │ eoreq r3, r8, r8, asr #17 │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x001b0fd4 │ │ │ │ + @ instruction: 0x001b0fd0 │ │ │ │ andseq r4, sl, sl, lsl fp │ │ │ │ andeq r0, r0, r0, lsr #16 │ │ │ │ @ instruction: 0x001a4af0 │ │ │ │ - andseq r4, fp, r4, asr #15 │ │ │ │ + andseq r4, fp, r0, asr #15 │ │ │ │ andseq r4, sl, r8, asr #21 │ │ │ │ @ instruction: 0x001a4bf0 │ │ │ │ mulseq sl, r8, sl │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b0f8cc │ │ │ │ @@ -16853,27 +16853,27 @@ │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ eoreq r3, r8, lr, asr r6 │ │ │ │ @ instruction: 0x00000bb8 │ │ │ │ andseq r4, sl, r6, ror #20 │ │ │ │ andeq r0, r0, r8, ror lr │ │ │ │ andseq r4, sl, r6, lsl #20 │ │ │ │ @ instruction: 0xffffd4f5 │ │ │ │ - andseq r0, ip, lr, asr #5 │ │ │ │ + andseq r0, ip, sl, asr #5 │ │ │ │ andseq r4, sl, ip, asr #17 │ │ │ │ andseq r4, sl, ip, lsr #18 │ │ │ │ - @ instruction: 0x001c02b4 │ │ │ │ + @ instruction: 0x001c02b0 │ │ │ │ @ instruction: 0x001a48b2 │ │ │ │ @ instruction: 0x001a47de │ │ │ │ - mulseq ip, lr, r2 │ │ │ │ + mulseq ip, sl, r2 │ │ │ │ mulseq sl, ip, r8 │ │ │ │ andseq r4, sl, r8, asr #15 │ │ │ │ - andseq r0, ip, r8, lsl #5 │ │ │ │ + andseq r0, ip, r4, lsl #5 │ │ │ │ andseq r4, sl, r6, lsl #17 │ │ │ │ @ instruction: 0x001a47b2 │ │ │ │ - andseq r0, ip, r4, ror r2 │ │ │ │ + andseq r0, ip, r0, ror r2 │ │ │ │ andseq r4, sl, r2, ror #14 │ │ │ │ andseq r4, sl, r6, ror #17 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl feb7dea4 <__bss_end__@@Base+0xfe8786f0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ mrcmi 15, 0, r0, cr12, cr0, {7} │ │ │ │ blmi 7384c4 <__bss_end__@@Base+0x432d10> │ │ │ │ @@ -16903,15 +16903,15 @@ │ │ │ │ stmdami r8, {r0, r1, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-888 @ 0xfffffc88 │ │ │ │ stc 7, cr15, [r0], {238} @ 0xee │ │ │ │ eoreq r3, r8, lr, ror #7 │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ andeq r0, r0, r4, asr #15 │ │ │ │ - andseq r0, ip, r0, lsl #3 │ │ │ │ + andseq r0, ip, ip, ror r1 │ │ │ │ andseq r4, sl, lr, lsl #13 │ │ │ │ andseq r4, sl, sl, lsr #13 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0090f8cc │ │ │ │ addslt r4, r5, r2, ror sl │ │ │ │ @@ -18875,15 +18875,15 @@ │ │ │ │ @ instruction: 0xffffc849 │ │ │ │ mulseq sl, sl, r8 │ │ │ │ @ instruction: 0xffffdd6b │ │ │ │ andseq r3, sl, ip, ror #16 │ │ │ │ @ instruction: 0xffffdc69 │ │ │ │ andseq r3, sl, lr, lsr r8 │ │ │ │ @ instruction: 0xffffdb2f │ │ │ │ - andseq sp, fp, r8, lsr #20 │ │ │ │ + andseq sp, fp, r4, lsr #20 │ │ │ │ @ instruction: 0xffffd90d │ │ │ │ mulseq sl, sl, r5 │ │ │ │ @ instruction: 0xffffd6eb │ │ │ │ andseq r3, sl, r8, lsr #15 │ │ │ │ @ instruction: 0xffffc709 │ │ │ │ andseq r3, sl, r2, lsl #15 │ │ │ │ @ instruction: 0xffffd4f7 │ │ │ │ @@ -18955,18 +18955,18 @@ │ │ │ │ @ instruction: 0xffffc085 │ │ │ │ andseq r3, sl, sl, lsr #4 │ │ │ │ @ instruction: 0xffffd89b │ │ │ │ @ instruction: 0x001a31f8 │ │ │ │ @ instruction: 0xffffd5c9 │ │ │ │ andseq r3, sl, sl, asr #3 │ │ │ │ @ instruction: 0xffffbe89 │ │ │ │ - andseq r7, fp, r6, ror #16 │ │ │ │ + andseq r7, fp, r2, ror #16 │ │ │ │ @ instruction: 0xffffbd59 │ │ │ │ @ instruction: 0xffffbde7 │ │ │ │ - andseq r7, fp, r6, lsl sl │ │ │ │ + andseq r7, fp, r2, lsl sl │ │ │ │ @ instruction: 0xffffbc79 │ │ │ │ @ instruction: 0xffffbc0b │ │ │ │ andseq r3, sl, r6, lsl r1 │ │ │ │ @ instruction: 0xffffe9a5 │ │ │ │ @ instruction: 0xffffe9db │ │ │ │ andseq r3, sl, r6, ror #1 │ │ │ │ @ instruction: 0xffffe9e9 │ │ │ │ @@ -19009,15 +19009,15 @@ │ │ │ │ @ instruction: 0xfffff18f │ │ │ │ andseq r2, sl, ip, lsr lr │ │ │ │ @ instruction: 0xfffff1a1 │ │ │ │ @ instruction: 0xffffeb79 │ │ │ │ andseq r2, sl, sl, lsl #28 │ │ │ │ @ instruction: 0xffffeb8b │ │ │ │ @ instruction: 0xffffebc3 │ │ │ │ - andseq sp, fp, r0, asr r3 │ │ │ │ + andseq sp, fp, ip, asr #6 │ │ │ │ @ instruction: 0xffffebd5 │ │ │ │ @ instruction: 0xffffec0d │ │ │ │ mulseq sl, lr, sp │ │ │ │ @ instruction: 0xffffec1f │ │ │ │ @ instruction: 0xffffec57 │ │ │ │ andseq r2, sl, ip, ror #26 │ │ │ │ @ instruction: 0xffffec69 │ │ │ │ @@ -19042,15 +19042,15 @@ │ │ │ │ ldclt 6, cr4, [r8, #-160]! @ 0xffffff60 │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ @ instruction: 0xf0cc4620 │ │ │ │ strmi pc, [r5], -r9, ror #27 │ │ │ │ @ instruction: 0xf0bc4620 │ │ │ │ @ instruction: 0x4628fddb │ │ │ │ svclt 0x0000bd38 │ │ │ │ - andseq r1, fp, r8, lsl r5 │ │ │ │ + andseq r1, fp, r4, lsl r5 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl feb800a0 <__bss_end__@@Base+0xfe87a8ec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ mrcmi 15, 0, r0, cr1, cr0, {7} │ │ │ │ tstcs r0, r5, lsl #12 │ │ │ │ ldrbtmi r2, [lr], #-1 │ │ │ │ ldmib sl!, {r0, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @@ -19187,15 +19187,15 @@ │ │ │ │ andlt r2, r5, r0 │ │ │ │ svclt 0x0000bd30 │ │ │ │ eoreq r1, r8, r8, lsr #1 │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andseq r2, sl, ip, lsl #5 │ │ │ │ andseq r2, sl, ip, lsr #16 │ │ │ │ - andseq pc, sl, sl, asr #17 │ │ │ │ + andseq pc, sl, r6, asr #17 │ │ │ │ andseq r2, sl, r2, lsl #16 │ │ │ │ andeq r0, r0, r0, lsr #16 │ │ │ │ andseq r2, sl, r2, ror #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl feb802f0 <__bss_end__@@Base+0xfe87ab3c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r5, #-896]! @ 0xfffffc80 │ │ │ │ @@ -19253,15 +19253,15 @@ │ │ │ │ andlt r2, r5, r0 │ │ │ │ svclt 0x0000bd30 │ │ │ │ eoreq r0, r8, r0, lsr #31 │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andseq r2, sl, r4, lsl #3 │ │ │ │ andseq r2, sl, r4, lsr #14 │ │ │ │ - andseq pc, sl, r2, asr #15 │ │ │ │ + @ instruction: 0x001af7be │ │ │ │ @ instruction: 0x001a26fa │ │ │ │ andeq r0, r0, r0, lsr #16 │ │ │ │ @ instruction: 0x001a26da │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl feb803f8 <__bss_end__@@Base+0xfe87ac44> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [fp, #-896]! @ 0xfffffc80 │ │ │ │ @@ -19327,15 +19327,15 @@ │ │ │ │ mlaeq r8, r8, lr, r0 │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andseq r2, sl, lr, rrx │ │ │ │ andseq r2, sl, lr, lsl #12 │ │ │ │ andeq r0, r0, r0, lsr #16 │ │ │ │ andseq r2, sl, r8, ror #11 │ │ │ │ - andseq pc, sl, r8, lsl #13 │ │ │ │ + andseq pc, sl, r4, lsl #13 │ │ │ │ andseq r2, sl, r0, asr #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl feb80518 <__bss_end__@@Base+0xfe87ad64> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [lr, #-896]! @ 0xfffffc80 │ │ │ │ strmi fp, [r4], -r5, lsl #1 │ │ │ │ blx 1f655fe <__bss_end__@@Base+0x1c5fe4a> │ │ │ │ @@ -19763,26 +19763,26 @@ │ │ │ │ @ instruction: 0xfffffce3 │ │ │ │ andseq r2, sl, lr, lsl #3 │ │ │ │ @ instruction: 0xfffffbcd │ │ │ │ andseq r2, sl, r8, ror #2 │ │ │ │ @ instruction: 0xfffff86b │ │ │ │ andseq r2, sl, r2, asr #2 │ │ │ │ @ instruction: 0xfffffa49 │ │ │ │ - andseq r6, fp, ip, asr #13 │ │ │ │ + andseq r6, fp, r8, asr #13 │ │ │ │ @ instruction: 0xfffff76b │ │ │ │ - andseq r6, fp, lr, lsl #13 │ │ │ │ + andseq r6, fp, sl, lsl #13 │ │ │ │ @ instruction: 0xfffffcd9 │ │ │ │ ldrheq r2, [sl], -r8 │ │ │ │ @ instruction: 0xfffffceb │ │ │ │ mulseq sl, r2, r0 │ │ │ │ @ instruction: 0xfffff719 │ │ │ │ - andseq r0, fp, r8, lsr #13 │ │ │ │ + andseq r0, fp, r4, lsr #13 │ │ │ │ @ instruction: 0xfffffccd │ │ │ │ @ instruction: 0xfffffd05 │ │ │ │ - andseq pc, sl, r2, ror #5 │ │ │ │ + @ instruction: 0x001af2de │ │ │ │ @ instruction: 0xfffffd17 │ │ │ │ @ instruction: 0x001a1ffa │ │ │ │ @ instruction: 0xfffffd2b │ │ │ │ andseq r1, sl, r2, ror #31 │ │ │ │ @ instruction: 0xfffffb63 │ │ │ │ @ instruction: 0xfffff591 │ │ │ │ @ instruction: 0xfffff511 │ │ │ │ @@ -19954,15 +19954,15 @@ │ │ │ │ andcs pc, r1, r5, asr #29 │ │ │ │ svclt 0x0000bd10 │ │ │ │ eoreq r0, r8, ip, ror #9 │ │ │ │ andeq r0, r0, ip, ror #16 │ │ │ │ andseq lr, r9, lr, lsr #14 │ │ │ │ andseq r1, sl, sl, lsr sp │ │ │ │ @ instruction: 0xfffffedb │ │ │ │ - andseq pc, sl, lr, lsr #9 │ │ │ │ + andseq pc, sl, sl, lsr #9 │ │ │ │ @ instruction: 0xffffff33 │ │ │ │ andseq lr, r9, lr, asr #13 │ │ │ │ @ instruction: 0xfffffebf │ │ │ │ @ instruction: 0xfffffe05 │ │ │ │ @ instruction: 0xfffffd85 │ │ │ │ andseq lr, r9, lr, lsl #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ @@ -19998,15 +19998,15 @@ │ │ │ │ ldclt 6, cr4, [r8, #-160]! @ 0xffffff60 │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ @ instruction: 0xf0c74620 │ │ │ │ strmi pc, [r5], -fp, ror #24 │ │ │ │ @ instruction: 0xf0bb4620 │ │ │ │ strtmi pc, [r8], -r3, ror #28 │ │ │ │ svclt 0x0000bd38 │ │ │ │ - andseq pc, sl, r8, ror r3 @ │ │ │ │ + andseq pc, sl, r4, ror r3 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl feb80f90 <__bss_end__@@Base+0xfe87b7dc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 2edd58 <__bss_start@@Base+0x1ed48> │ │ │ │ strcs r4, [r0, #-1540] @ 0xfffff9fc │ │ │ │ @ instruction: 0xf0c4447a │ │ │ │ @ instruction: 0xf04ff857 │ │ │ │ @@ -20320,15 +20320,15 @@ │ │ │ │ blx ffa66562 <__bss_end__@@Base+0xff760dae> │ │ │ │ ldclt 0, cr2, [r0, #-4] │ │ │ │ eoreq pc, r7, r4, lsl #30 │ │ │ │ andeq r0, r0, ip, ror #16 │ │ │ │ mulseq r9, r6, r2 │ │ │ │ andseq r1, sl, lr, lsl #15 │ │ │ │ @ instruction: 0xfffffe29 │ │ │ │ - andseq pc, sl, r4, lsr sp @ │ │ │ │ + andseq pc, sl, r0, lsr sp @ │ │ │ │ @ instruction: 0xfffffdb5 │ │ │ │ @ instruction: 0xfffffd3f │ │ │ │ @ instruction: 0xfffffcbf │ │ │ │ @ instruction: 0x0019dfd4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl feb814a8 <__bss_end__@@Base+0xfe87bcf4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @@ -20343,16 +20343,16 @@ │ │ │ │ @ instruction: 0x4628447d │ │ │ │ @ instruction: 0xf04fbd38 │ │ │ │ @ instruction: 0x462031ff │ │ │ │ ldc2 0, cr15, [r2, #812]! @ 0x32c │ │ │ │ strtmi r4, [r0], -r5, lsl #12 │ │ │ │ blx fec665d2 <__bss_end__@@Base+0xfe960e1e> │ │ │ │ ldclt 6, cr4, [r8, #-160]! @ 0xffffff60 │ │ │ │ - andseq pc, sl, r6, lsl #25 │ │ │ │ - @ instruction: 0x001af9d4 │ │ │ │ + andseq pc, sl, r2, lsl #25 │ │ │ │ + @ instruction: 0x001af9d0 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl feb814f8 <__bss_end__@@Base+0xfe87bd44> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ mrcmi 15, 0, r0, cr2, cr0, {7} │ │ │ │ tstcs r8, r5, lsl #12 │ │ │ │ ldrbtmi r2, [lr], #-1 │ │ │ │ svc 0x00cef7eb │ │ │ │ @@ -20510,15 +20510,15 @@ │ │ │ │ @ instruction: 0xf8cd4620 │ │ │ │ @ instruction: 0xf0f68000 │ │ │ │ strb pc, [r0, r9, lsl #28]! @ │ │ │ │ ldmda lr, {r0, r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ eoreq pc, r7, r0, lsr #24 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r1, sl, r0, lsl r5 │ │ │ │ - andseq fp, sl, r4, lsr #32 │ │ │ │ + andseq fp, sl, r0, lsr #32 │ │ │ │ andseq r0, sl, r6, asr #25 │ │ │ │ eoreq pc, r7, r6, ror #22 │ │ │ │ andseq r1, sl, r2, asr r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl feb8179c <__bss_end__@@Base+0xfe87bfe8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [pc, #-960] @ 2a1e4 │ │ │ │ @@ -21087,27 +21087,27 @@ │ │ │ │ @ instruction: 0xf0ba4620 │ │ │ │ andcs pc, r1, r9, ror #27 │ │ │ │ svclt 0x0000bd10 │ │ │ │ andseq r0, sl, sl, asr lr │ │ │ │ @ instruction: 0xfffffaf9 │ │ │ │ andseq r0, sl, r0, lsr lr │ │ │ │ @ instruction: 0xfffffbcb │ │ │ │ - andseq lr, sl, lr, lsl #12 │ │ │ │ + andseq lr, sl, sl, lsl #12 │ │ │ │ @ instruction: 0xfffffa41 │ │ │ │ @ instruction: 0x001a0dd0 │ │ │ │ @ instruction: 0xfffff77f │ │ │ │ andseq r0, sl, r6, lsr #27 │ │ │ │ @ instruction: 0xfffff7b1 │ │ │ │ andseq r0, sl, r4, lsl #27 │ │ │ │ @ instruction: 0xfffff6b7 │ │ │ │ andseq r0, sl, lr, asr sp │ │ │ │ @ instruction: 0xfffff925 │ │ │ │ andseq r4, sl, r8, lsl #19 │ │ │ │ @ instruction: 0xfffff89f │ │ │ │ - andseq r9, fp, r6, lsr #13 │ │ │ │ + andseq r9, fp, r2, lsr #13 │ │ │ │ @ instruction: 0xfffffce9 │ │ │ │ @ instruction: 0x001a0cd0 │ │ │ │ @ instruction: 0xfffffad7 │ │ │ │ andseq r0, sl, r6, lsr #25 │ │ │ │ @ instruction: 0xfffff959 │ │ │ │ andseq r0, sl, ip, ror ip │ │ │ │ @ instruction: 0xfffff783 │ │ │ │ @@ -21225,15 +21225,15 @@ │ │ │ │ @ instruction: 0xf988f0c0 │ │ │ │ @ instruction: 0xf06f4a09 │ │ │ │ strtmi r0, [r0], -r1, lsl #2 │ │ │ │ @ instruction: 0xf0c2447a │ │ │ │ qasxmi pc, r0, r3 @ │ │ │ │ stc2l 0, cr15, [ip], {186} @ 0xba │ │ │ │ ldclt 0, cr2, [r0, #-4] │ │ │ │ - andseq sp, sl, sl, ror r8 │ │ │ │ + andseq sp, sl, r6, ror r8 │ │ │ │ @ instruction: 0xffffff29 │ │ │ │ @ instruction: 0xfffffebb │ │ │ │ @ instruction: 0xfffffe4f │ │ │ │ mulseq r9, ip, r1 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl feb822cc <__bss_end__@@Base+0xfe87cb18> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @@ -21684,15 +21684,15 @@ │ │ │ │ @ instruction: 0xf0c2447a │ │ │ │ strtmi pc, [r0], -r3, lsr #23 │ │ │ │ @ instruction: 0xf93cf0ba │ │ │ │ ldclt 0, cr2, [r0, #-4] │ │ │ │ eoreq lr, r7, r8, ror #19 │ │ │ │ andeq r0, r0, ip, ror #16 │ │ │ │ andseq ip, r9, lr, asr #30 │ │ │ │ - mulseq fp, sl, lr │ │ │ │ + mulseq fp, r6, lr │ │ │ │ @ instruction: 0xfffffe6f │ │ │ │ andseq r0, sl, lr, ror #7 │ │ │ │ @ instruction: 0xfffffec7 │ │ │ │ @ instruction: 0xfffffeff │ │ │ │ @ instruction: 0x001a03b8 │ │ │ │ @ instruction: 0xfffffe45 │ │ │ │ @ instruction: 0xfffffd8b │ │ │ │ @@ -21862,17 +21862,17 @@ │ │ │ │ @ instruction: 0xf0c2447a │ │ │ │ @ instruction: 0x4620fa3f │ │ │ │ @ instruction: 0xffd8f0b9 │ │ │ │ ldclt 0, cr2, [r0, #-4] │ │ │ │ strdeq lr, [r7], -r0 @ │ │ │ │ andeq r0, r0, ip, ror #16 │ │ │ │ andseq ip, r9, r6, asr ip │ │ │ │ - @ instruction: 0x001baad2 │ │ │ │ + andseq sl, fp, lr, asr #21 │ │ │ │ @ instruction: 0xfffffeb3 │ │ │ │ - andseq r4, fp, lr, lsl #8 │ │ │ │ + andseq r4, fp, sl, lsl #8 │ │ │ │ @ instruction: 0xfffffec7 │ │ │ │ @ instruction: 0xfffffeff │ │ │ │ @ instruction: 0xfffffdff │ │ │ │ @ instruction: 0xfffffd87 │ │ │ │ @ instruction: 0x0019c7b4 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl feb82ccc <__bss_end__@@Base+0xfe87d518> │ │ │ │ @@ -22352,15 +22352,15 @@ │ │ │ │ svclt 0x0000bd10 │ │ │ │ eoreq sp, r7, r4, ror #30 │ │ │ │ andeq r0, r0, ip, ror #16 │ │ │ │ andseq ip, r9, lr, ror r5 │ │ │ │ andseq pc, r9, lr, lsr #19 │ │ │ │ @ instruction: 0xfffffe6f │ │ │ │ @ instruction: 0xfffffea7 │ │ │ │ - andseq r3, fp, r4, ror ip │ │ │ │ + andseq r3, fp, r0, ror ip │ │ │ │ @ instruction: 0xfffffeb9 │ │ │ │ @ instruction: 0xfffffef1 │ │ │ │ @ instruction: 0xfffffdad │ │ │ │ @ instruction: 0xfffffd35 │ │ │ │ andseq ip, r9, sl, lsl r0 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl feb8346c <__bss_end__@@Base+0xfe87dcb8> │ │ │ │ @@ -22647,15 +22647,15 @@ │ │ │ │ mcr2 0, 3, pc, cr12, cr14, {5} @ │ │ │ │ @ instruction: 0xf06f4a18 │ │ │ │ strtmi r0, [r0], -r1, lsl #2 │ │ │ │ @ instruction: 0xf0c1447a │ │ │ │ @ instruction: 0x4620fc17 │ │ │ │ @ instruction: 0xf9b0f0b9 │ │ │ │ ldclt 0, cr2, [r0, #-4] │ │ │ │ - andseq r9, sl, sl, lsl #29 │ │ │ │ + andseq r9, sl, r6, lsl #29 │ │ │ │ @ instruction: 0xfffffe77 │ │ │ │ andseq pc, r9, sl, lsl #13 │ │ │ │ @ instruction: 0xfffffecf │ │ │ │ @ instruction: 0xffffff07 │ │ │ │ andseq pc, r9, r4, asr r6 @ │ │ │ │ @ instruction: 0xffffff19 │ │ │ │ andseq pc, r9, r0, lsr r6 @ │ │ │ │ @@ -22820,17 +22820,17 @@ │ │ │ │ ldc2 0, cr15, [r2, #-760] @ 0xfffffd08 │ │ │ │ @ instruction: 0xf06f4a0b │ │ │ │ strtmi r0, [r0], -r1, lsl #2 │ │ │ │ @ instruction: 0xf0c1447a │ │ │ │ @ instruction: 0x4620fabd │ │ │ │ @ instruction: 0xf856f0b9 │ │ │ │ ldclt 0, cr2, [r0, #-4] │ │ │ │ - andseq r8, fp, lr, asr r9 │ │ │ │ + andseq r8, fp, sl, asr r9 │ │ │ │ @ instruction: 0xffffff05 │ │ │ │ - andseq ip, sl, r8, lsl #5 │ │ │ │ + andseq ip, sl, r4, lsl #5 │ │ │ │ @ instruction: 0xfffffe91 │ │ │ │ @ instruction: 0xfffffe23 │ │ │ │ @ instruction: 0xfffffdb7 │ │ │ │ @ instruction: 0x0019b8b0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl feb83bc0 <__bss_end__@@Base+0xfe87e40c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @@ -23084,15 +23084,15 @@ │ │ │ │ tstpeq r5, pc, rrx @ p-variant is OBSOLETE │ │ │ │ strls r6, [r0], #-2084 @ 0xfffff7dc │ │ │ │ @ instruction: 0xff36f0b5 │ │ │ │ andlt r2, r4, r0 │ │ │ │ svclt 0x0000bd70 │ │ │ │ strhteq sp, [r7], -ip │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ - andseq ip, sl, sl, lsl pc │ │ │ │ + andseq ip, sl, r6, lsl pc │ │ │ │ andeq r0, r0, r0, lsr #16 │ │ │ │ andseq lr, r9, r6, asr lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl feb83fd0 <__bss_end__@@Base+0xfe87e81c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [r3, #-896]! @ 0xfffffc80 │ │ │ │ strmi fp, [r4], -r5, lsl #1 │ │ │ │ @@ -23526,15 +23526,15 @@ │ │ │ │ bmi 92d2c8 <__bss_end__@@Base+0x627b14> │ │ │ │ tstpeq r1, pc, rrx @ p-variant is OBSOLETE │ │ │ │ ldrbtmi r4, [sl], #-1568 @ 0xfffff9e0 │ │ │ │ ldc2 0, cr15, [sl, #-768]! @ 0xfffffd00 │ │ │ │ @ instruction: 0xf0b84620 │ │ │ │ ldrdcs pc, [r1], -r3 │ │ │ │ svclt 0x0000bd10 │ │ │ │ - andseq r8, fp, lr, rrx │ │ │ │ + andseq r8, fp, sl, rrx │ │ │ │ @ instruction: 0xfffffd29 │ │ │ │ andseq lr, r9, r4, lsl sl │ │ │ │ @ instruction: 0xfffffc4b │ │ │ │ @ instruction: 0x0019e9f6 │ │ │ │ @ instruction: 0xfffffb6d │ │ │ │ @ instruction: 0x0019e9d8 │ │ │ │ @ instruction: 0xfffffa3f │ │ │ │ @@ -23543,15 +23543,15 @@ │ │ │ │ mulseq r9, r4, r9 │ │ │ │ @ instruction: 0xfffff847 │ │ │ │ andseq lr, r9, r6, ror r9 │ │ │ │ @ instruction: 0xfffff769 │ │ │ │ andseq lr, r9, ip, ror #15 │ │ │ │ @ instruction: 0xfffff6f5 │ │ │ │ @ instruction: 0xfffffcd5 │ │ │ │ - andseq fp, sl, lr, lsr #16 │ │ │ │ + andseq fp, sl, sl, lsr #16 │ │ │ │ @ instruction: 0xfffffce7 │ │ │ │ andseq lr, r9, r6, lsl #15 │ │ │ │ @ instruction: 0xfffffcfb │ │ │ │ @ instruction: 0x0019e8b6 │ │ │ │ @ instruction: 0xfffffd0f │ │ │ │ @ instruction: 0xfffffd47 │ │ │ │ andseq lr, r9, r4, lsl #17 │ │ │ │ @@ -23748,15 +23748,15 @@ │ │ │ │ svclt 0x0000bd10 │ │ │ │ mlaeq r7, r4, r9, ip │ │ │ │ andeq r0, r0, ip, ror #16 │ │ │ │ @ instruction: 0x0019aefa │ │ │ │ @ instruction: 0x0019e3de │ │ │ │ @ instruction: 0xfffffe6f │ │ │ │ @ instruction: 0xfffffea7 │ │ │ │ - andseq r2, fp, r4, lsr #13 │ │ │ │ + andseq r2, fp, r0, lsr #13 │ │ │ │ @ instruction: 0xfffffeb9 │ │ │ │ @ instruction: 0xfffffef1 │ │ │ │ @ instruction: 0xfffffdad │ │ │ │ @ instruction: 0xfffffd35 │ │ │ │ andseq sl, r9, sl, asr #20 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl feb84a3c <__bss_end__@@Base+0xfe87f288> │ │ │ │ @@ -24425,19 +24425,19 @@ │ │ │ │ strls r6, [r0], #-2084 @ 0xfffff7dc │ │ │ │ ldc2 0, cr15, [lr], #720 @ 0x2d0 │ │ │ │ andlt r2, r5, r0 │ │ │ │ svclt 0x0000bd30 │ │ │ │ eoreq fp, r7, ip, asr #29 │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - andseq r9, sl, r0, lsl r6 │ │ │ │ + andseq r9, sl, ip, lsl #12 │ │ │ │ andseq sp, r9, r8, lsr #21 │ │ │ │ andeq r0, r0, r0, lsr #16 │ │ │ │ andseq sp, r9, r8, lsl #21 │ │ │ │ - andseq ip, sl, r8, lsl #28 │ │ │ │ + andseq ip, sl, r4, lsl #28 │ │ │ │ andseq sp, r9, lr, asr sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl feb854d0 <__bss_end__@@Base+0xfe87fd1c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [fp, #-960] @ 0xfffffc40 │ │ │ │ @ instruction: 0xf0b54604 │ │ │ │ blmi 2eddd4 <__bss_start@@Base+0x1edc4> │ │ │ │ @@ -24903,15 +24903,15 @@ │ │ │ │ svclt 0x0000bd10 │ │ │ │ @ instruction: 0x0019d4b2 │ │ │ │ @ instruction: 0xffffff05 │ │ │ │ andseq sp, r9, ip, lsl #9 │ │ │ │ @ instruction: 0xfffffe7b │ │ │ │ andseq r9, r9, r2, asr #18 │ │ │ │ @ instruction: 0xfffffe07 │ │ │ │ - andseq r7, sl, r6, ror #18 │ │ │ │ + andseq r7, sl, r2, ror #18 │ │ │ │ @ instruction: 0xfffffeff │ │ │ │ @ instruction: 0xfffffd69 │ │ │ │ @ instruction: 0xfffffcfd │ │ │ │ andseq r9, r9, lr, lsr r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl feb85c44 <__bss_end__@@Base+0xfe880490> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @@ -25125,21 +25125,21 @@ │ │ │ │ blx 46b07a <__bss_end__@@Base+0x1658c6> │ │ │ │ @ instruction: 0xf06f4a0f │ │ │ │ strtmi r0, [r0], -r1, lsl #2 │ │ │ │ @ instruction: 0xf0bf447a │ │ │ │ @ instruction: 0x4620f8bb │ │ │ │ mrc2 0, 2, pc, cr4, cr6, {5} │ │ │ │ ldclt 0, cr2, [r0, #-4] │ │ │ │ - andseq r4, fp, sl, asr #28 │ │ │ │ + andseq r4, fp, r6, asr #28 │ │ │ │ @ instruction: 0xfffffe25 │ │ │ │ andseq ip, r9, r8, lsr #24 │ │ │ │ @ instruction: 0xfffffe8f │ │ │ │ andseq sp, r9, r2, lsl r1 │ │ │ │ @ instruction: 0xfffffe05 │ │ │ │ - andseq r9, sl, r4, lsl #29 │ │ │ │ + andseq r9, sl, r0, lsl #29 │ │ │ │ @ instruction: 0xfffffefd │ │ │ │ @ instruction: 0xfffffd23 │ │ │ │ @ instruction: 0xfffffcb7 │ │ │ │ andseq r9, r9, ip, lsr #9 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl feb85fd4 <__bss_end__@@Base+0xfe880820> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @@ -25967,15 +25967,15 @@ │ │ │ │ ldmpl r2!, {r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf0ab6812 │ │ │ │ andcs pc, r0, r3, lsl #31 │ │ │ │ svclt 0x0000bd70 │ │ │ │ eoreq sl, r7, r4, asr r6 │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ @ instruction: 0x0019c3d4 │ │ │ │ - andseq r0, fp, ip, ror #7 │ │ │ │ + andseq r0, fp, r8, ror #7 │ │ │ │ andeq r0, r0, r0, lsl #21 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl feb86cd8 <__bss_end__@@Base+0xfe881524> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ mrcmi 15, 0, r0, cr14, cr0, {7} │ │ │ │ @ instruction: 0xf0b44604 │ │ │ │ blmi 7ae5cc <__bss_end__@@Base+0x4a8e18> │ │ │ │ @@ -26825,15 +26825,15 @@ │ │ │ │ ldmpl r2!, {r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf0ab6812 │ │ │ │ andcs pc, r0, pc, asr #17 │ │ │ │ svclt 0x0000bd70 │ │ │ │ eoreq r9, r7, ip, ror #17 │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ andseq fp, r9, ip, ror #12 │ │ │ │ - andseq sp, sl, r0, asr #9 │ │ │ │ + @ instruction: 0x001ad4bc │ │ │ │ andeq r0, r0, r4, ror r6 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl feb87a40 <__bss_end__@@Base+0xfe88228c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ mrcmi 15, 0, r0, cr14, cr0, {7} │ │ │ │ @ instruction: 0xf0b34604 │ │ │ │ blmi 7af864 <__bss_end__@@Base+0x4aa0b0> │ │ │ │ @@ -27951,15 +27951,15 @@ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ eoreq r8, r7, r2, lsr #15 │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ andeq r0, r0, r0, asr #22 │ │ │ │ eoreq r9, r7, r4, lsl #14 │ │ │ │ andseq sl, r9, r0, ror #14 │ │ │ │ eoreq r8, r7, lr, lsr r7 │ │ │ │ - andseq r8, sl, r4, lsl #6 │ │ │ │ + andseq r8, sl, r0, lsl #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl feb88bd4 <__bss_end__@@Base+0xfe883420> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r7, #-960] @ 0xfffffc40 │ │ │ │ @ instruction: 0xf0b24604 │ │ │ │ blmi 5f06d0 <__bss_end__@@Base+0x2eaf1c> │ │ │ │ @ instruction: 0xf04f447d │ │ │ │ @@ -28911,18 +28911,18 @@ │ │ │ │ stc2 0, cr15, [r6, #-780]! @ 0xfffffcf4 │ │ │ │ svclt 0x0000e7f3 │ │ │ │ eoreq r7, r7, r8, lsr r9 │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ andeq r0, r0, ip, lsr #20 │ │ │ │ andseq r9, r9, r6, lsr r9 │ │ │ │ andseq sp, r9, ip, asr r0 │ │ │ │ - andseq r7, sl, r0, ror #8 │ │ │ │ + andseq r7, sl, ip, asr r4 │ │ │ │ andeq r0, r0, r0, lsr #16 │ │ │ │ andseq sp, r9, lr │ │ │ │ - andseq r7, sl, r6, lsl r4 │ │ │ │ + andseq r7, sl, r2, lsl r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl feb89ae0 <__bss_end__@@Base+0xfe88432c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r2, #-896]! @ 0xfffffc80 │ │ │ │ strmi fp, [r4], -r5, lsl #1 │ │ │ │ @ instruction: 0xf898f0ac │ │ │ │ stmdacs r0, {r0, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ @@ -29348,15 +29348,15 @@ │ │ │ │ bmi 1f27c0 │ │ │ │ tstpeq r1, pc, rrx @ p-variant is OBSOLETE │ │ │ │ ldrbtmi r4, [sl], #-1568 @ 0xfffff9e0 │ │ │ │ @ instruction: 0xffbef0ba │ │ │ │ ldclt 0, cr2, [r8, #-0] │ │ │ │ eoreq r7, r7, r8, asr r1 │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ - @ instruction: 0x001b25fe │ │ │ │ + @ instruction: 0x001b25fa │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl feb8a1a8 <__bss_end__@@Base+0xfe8849f4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 8f6f50 <__bss_end__@@Base+0x5f179c> │ │ │ │ blmi 91f1c0 <__bss_end__@@Base+0x619a0c> │ │ │ │ ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ ldrbtmi r4, [sp], #-3362 @ 0xfffff2de │ │ │ │ @@ -31035,15 +31035,15 @@ │ │ │ │ mcr2 1, 7, pc, cr6, cr9, {2} @ │ │ │ │ @ instruction: 0xf7e0e7fa │ │ │ │ svclt 0x0000ee28 │ │ │ │ eoreq r5, r7, lr, asr r7 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ eoreq r5, r7, sl, asr r7 │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ - andseq r9, sl, r2, lsr r3 │ │ │ │ + andseq r9, sl, lr, lsr #6 │ │ │ │ eoreq r5, r7, r8, ror #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl feb8bc08 <__bss_end__@@Base+0xfe886454> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi af89b0 <__bss_end__@@Base+0x7f31fc> │ │ │ │ blmi b20c20 <__bss_end__@@Base+0x81b46c> │ │ │ │ ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ @@ -32731,15 +32731,15 @@ │ │ │ │ @ instruction: 0xf9a6f158 │ │ │ │ @ instruction: 0xf7dfe7fa │ │ │ │ svclt 0x0000e8e8 │ │ │ │ ldrdeq r3, [r7], -lr @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ ldrdeq r3, [r7], -sl @ │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ - andseq r9, sl, r6, ror sl │ │ │ │ + andseq r9, sl, r2, ror sl │ │ │ │ eoreq r3, r7, r8, ror #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl feb8d688 <__bss_end__@@Base+0xfe887ed4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi afa430 <__bss_end__@@Base+0x7f4c7c> │ │ │ │ blmi b226a0 <__bss_end__@@Base+0x81ceec> │ │ │ │ ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ @@ -35443,15 +35443,15 @@ │ │ │ │ @ instruction: 0xffff978d │ │ │ │ @ instruction: 0x00193df6 │ │ │ │ @ instruction: 0xffff96ab │ │ │ │ @ instruction: 0x00193dd0 │ │ │ │ @ instruction: 0xffff95c5 │ │ │ │ andseq r3, r9, lr, lsr #27 │ │ │ │ @ instruction: 0xffff93cd │ │ │ │ - @ instruction: 0x00199eb2 │ │ │ │ + andseq r9, r9, lr, lsr #29 │ │ │ │ @ instruction: 0xffffac99 │ │ │ │ andseq r3, r9, r6, asr sp │ │ │ │ @ instruction: 0xffffb9f1 │ │ │ │ andseq r3, r9, lr, lsr #26 │ │ │ │ @ instruction: 0xffffba01 │ │ │ │ andseq r3, r9, r2, lsl #26 │ │ │ │ @ instruction: 0xffffba11 │ │ │ │ @@ -35476,26 +35476,26 @@ │ │ │ │ andseq r3, r9, r2, ror fp │ │ │ │ @ instruction: 0xffff8fa9 │ │ │ │ @ instruction: 0xffff8ec7 │ │ │ │ andseq r3, r9, r6, lsr fp │ │ │ │ @ instruction: 0xffffb6c9 │ │ │ │ andseq r3, r9, r2, lsl fp │ │ │ │ @ instruction: 0xffffb6d9 │ │ │ │ - andseq r1, sl, lr, lsl fp │ │ │ │ + andseq r1, sl, sl, lsl fp │ │ │ │ @ instruction: 0xffffb4c9 │ │ │ │ @ instruction: 0xffffb4ff │ │ │ │ andseq r3, r9, r2, lsr #32 │ │ │ │ @ instruction: 0xffffb50d │ │ │ │ @ instruction: 0xffffb543 │ │ │ │ andseq r3, r9, r2, ror #20 │ │ │ │ @ instruction: 0xffffa779 │ │ │ │ @ instruction: 0xffffb367 │ │ │ │ andseq r3, r9, r6, lsr #20 │ │ │ │ @ instruction: 0xffffa661 │ │ │ │ - @ instruction: 0x001a62b2 │ │ │ │ + andseq r6, sl, lr, lsr #5 │ │ │ │ @ instruction: 0xffffb2b9 │ │ │ │ andseq r3, r9, r6, asr #19 │ │ │ │ @ instruction: 0xffffa86d │ │ │ │ mulseq r9, sl, r9 │ │ │ │ @ instruction: 0xffffa87d │ │ │ │ andseq r3, r9, lr, ror #18 │ │ │ │ @ instruction: 0xffffa88d │ │ │ │ @@ -36549,28 +36549,28 @@ │ │ │ │ andseq r3, r9, ip, lsl #9 │ │ │ │ @ instruction: 0xffffa7c7 │ │ │ │ @ instruction: 0xffffa7fd │ │ │ │ andseq r3, r9, r0, asr r4 │ │ │ │ @ instruction: 0xffffa80b │ │ │ │ andseq r3, r9, r4, lsr #8 │ │ │ │ @ instruction: 0xffffa81b │ │ │ │ - andseq r8, r9, r4, asr #22 │ │ │ │ + andseq r8, r9, ip, asr #22 │ │ │ │ @ instruction: 0xffffa82b │ │ │ │ andseq r3, r9, r4, asr #7 │ │ │ │ @ instruction: 0xffffa83b │ │ │ │ mulseq r9, ip, r3 │ │ │ │ @ instruction: 0xffffa84b │ │ │ │ @ instruction: 0xffffa881 │ │ │ │ andseq r3, r9, r0, ror r3 │ │ │ │ @ instruction: 0xffffa88f │ │ │ │ andseq r3, r9, r0, asr r3 │ │ │ │ @ instruction: 0xffffa89f │ │ │ │ andseq r3, r9, r4, lsr r3 │ │ │ │ @ instruction: 0xffffa8af │ │ │ │ - andseq lr, r9, r8, asr r1 │ │ │ │ + andseq lr, r9, r4, asr r1 │ │ │ │ @ instruction: 0xffffa8bf │ │ │ │ @ instruction: 0x001932dc │ │ │ │ @ instruction: 0xffffa8cf │ │ │ │ @ instruction: 0x001932bc │ │ │ │ @ instruction: 0xffffa8df │ │ │ │ mulseq r9, ip, r2 │ │ │ │ @ instruction: 0xffffa8ef │ │ │ │ @@ -37593,15 +37593,15 @@ │ │ │ │ @ instruction: 0xfffffc63 │ │ │ │ andseq r1, r9, r2, asr r5 │ │ │ │ @ instruction: 0xfffffb85 │ │ │ │ andseq r1, r9, ip, lsr #10 │ │ │ │ @ instruction: 0xfffffaa7 │ │ │ │ andseq r1, r9, sl, lsl #10 │ │ │ │ @ instruction: 0xfffff9c9 │ │ │ │ - andseq ip, r9, r4, lsr #10 │ │ │ │ + andseq ip, r9, r0, lsr #10 │ │ │ │ @ instruction: 0xfffffd7d │ │ │ │ andseq r1, r9, ip, lsr #13 │ │ │ │ @ instruction: 0xfffffd91 │ │ │ │ mulseq r9, r0, r6 │ │ │ │ @ instruction: 0xfffffda5 │ │ │ │ andseq r1, r9, r4, ror r6 │ │ │ │ @ instruction: 0xfffffc65 │ │ │ │ @@ -37896,23 +37896,23 @@ │ │ │ │ ldc2l 0, cr15, [ip], #712 @ 0x2c8 │ │ │ │ @ instruction: 0xf0aa4620 │ │ │ │ mulcs r1, r5, sl │ │ │ │ svclt 0x0000bd10 │ │ │ │ eoreq lr, r6, r4, asr sp │ │ │ │ andeq r0, r0, ip, ror #16 │ │ │ │ andseq sp, r8, r2, lsr #11 │ │ │ │ - andseq r4, sl, r2, lsl fp │ │ │ │ + andseq r4, sl, lr, lsl #22 │ │ │ │ @ instruction: 0xfffffdb5 │ │ │ │ - @ instruction: 0x001a4ad4 │ │ │ │ + @ instruction: 0x001a4ad0 │ │ │ │ @ instruction: 0xfffffe63 │ │ │ │ @ instruction: 0x001904fe │ │ │ │ @ instruction: 0xfffffe75 │ │ │ │ @ instruction: 0x001904d8 │ │ │ │ @ instruction: 0xfffffd63 │ │ │ │ - andseq fp, sl, lr, rrx │ │ │ │ + andseq fp, sl, sl, rrx │ │ │ │ @ instruction: 0xfffffe57 │ │ │ │ andseq r1, r9, r6, lsr #9 │ │ │ │ @ instruction: 0xfffffe6b │ │ │ │ andseq r1, r9, r2, lsl #9 │ │ │ │ @ instruction: 0xfffffd2b │ │ │ │ @ instruction: 0xfffffc19 │ │ │ │ @ instruction: 0xfffffb99 │ │ │ │ @@ -38352,15 +38352,15 @@ │ │ │ │ @ instruction: 0xf7d9e6ca │ │ │ │ svclt 0x0000ed00 │ │ │ │ eoreq lr, r6, r8, ror r7 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ eoreq lr, r6, r4, ror r7 │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ eoreq lr, r6, r4, lsr r6 │ │ │ │ - andseq r7, r9, r0, ror #4 │ │ │ │ + andseq r7, r9, ip, asr r2 │ │ │ │ andeq r0, r0, r0, asr #23 │ │ │ │ andeq r0, r0, r8, asr #20 │ │ │ │ andeq r0, r0, r4, asr #17 │ │ │ │ andeq r0, r0, r8, lsr ip │ │ │ │ andeq r0, r0, r8, lsr #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl feb92e6c <__bss_end__@@Base+0xfe88d6b8> │ │ │ │ @@ -38751,15 +38751,15 @@ │ │ │ │ @ instruction: 0xf0b1447a │ │ │ │ strtmi pc, [r0], -sp, asr #28 │ │ │ │ blx ff9f851e <__bss_end__@@Base+0xff6f2d6a> │ │ │ │ ldclt 0, cr2, [r0, #-4] │ │ │ │ ldrdeq sp, [r6], -ip @ │ │ │ │ andeq r0, r0, ip, ror #16 │ │ │ │ @ instruction: 0x0018eaf2 │ │ │ │ - andseq sl, sl, r6, asr r3 │ │ │ │ + andseq sl, sl, r2, asr r3 │ │ │ │ @ instruction: 0xfffffe3b │ │ │ │ @ instruction: 0xfffffee7 │ │ │ │ @ instruction: 0xfffffdb7 │ │ │ │ @ instruction: 0xfffffd37 │ │ │ │ @ instruction: 0x0018bfd0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl feb934a8 <__bss_end__@@Base+0xfe88dcf4> │ │ │ │ @@ -39391,25 +39391,25 @@ │ │ │ │ blx fe778f2a <__bss_end__@@Base+0xfe473776> │ │ │ │ @ instruction: 0xf06f4a13 │ │ │ │ strtmi r0, [r0], -r1, lsl #2 │ │ │ │ @ instruction: 0xf0b1447a │ │ │ │ strtmi pc, [r0], -r7, asr #18 │ │ │ │ cdp2 0, 14, cr15, cr0, cr8, {5} │ │ │ │ ldclt 0, cr2, [r0, #-4] │ │ │ │ - andseq r8, sl, sl, lsr r7 │ │ │ │ + andseq r8, sl, r6, lsr r7 │ │ │ │ @ instruction: 0xfffffca1 │ │ │ │ andseq pc, r8, r4, lsr #29 │ │ │ │ @ instruction: 0xfffffb3b │ │ │ │ - andseq r6, sl, r2, ror #30 │ │ │ │ + andseq r6, sl, lr, asr pc │ │ │ │ @ instruction: 0xfffffa29 │ │ │ │ andseq lr, r8, r0, asr #26 │ │ │ │ @ instruction: 0xfffff917 │ │ │ │ andseq pc, r8, sl, lsr #5 │ │ │ │ @ instruction: 0xfffffd2d │ │ │ │ - mulseq r9, ip, pc @ │ │ │ │ + mulseq r9, r8, pc @ │ │ │ │ @ instruction: 0xfffff81d │ │ │ │ @ instruction: 0xfffff7ab │ │ │ │ @ instruction: 0xfffff72f │ │ │ │ andseq fp, r8, r4, asr #11 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl feb93ecc <__bss_end__@@Base+0xfe88e718> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @@ -40128,15 +40128,15 @@ │ │ │ │ @ instruction: 0xfffffbbb │ │ │ │ andseq lr, r8, r4, asr #4 │ │ │ │ @ instruction: 0xfffffbcd │ │ │ │ @ instruction: 0xfffffc05 │ │ │ │ andseq lr, r8, r2, lsl r2 │ │ │ │ @ instruction: 0xfffffc17 │ │ │ │ @ instruction: 0xfffffc4f │ │ │ │ - andseq r8, sl, r8, asr r7 │ │ │ │ + andseq r8, sl, r4, asr r7 │ │ │ │ @ instruction: 0xfffffc61 │ │ │ │ @ instruction: 0xfffffc99 │ │ │ │ andseq lr, r8, r6, lsr #3 │ │ │ │ @ instruction: 0xfffffcab │ │ │ │ @ instruction: 0xfffffce3 │ │ │ │ andseq lr, r8, r4, ror r1 │ │ │ │ @ instruction: 0xfffffcf5 │ │ │ │ @@ -41255,15 +41255,15 @@ │ │ │ │ stmdbmi r6, {r0, r2, r4, r5, r8, ip, sp, pc} │ │ │ │ strtmi r2, [r0], -r0, lsl #4 │ │ │ │ @ instruction: 0xf0ae4479 │ │ │ │ andcs pc, r1, sp, lsl #21 │ │ │ │ svclt 0x0000bd38 │ │ │ │ eoreq fp, r6, r8, lsr r7 │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ - andseq fp, r9, ip, lsl #6 │ │ │ │ + andseq fp, r9, r8, lsl #6 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl feb95bb4 <__bss_end__@@Base+0xfe890400> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 9c293c <__bss_end__@@Base+0x6bd188> │ │ │ │ blmi 9eabd0 <__bss_end__@@Base+0x6e541c> │ │ │ │ ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ ldrbtmi r4, [lr], #-3621 @ 0xfffff1db │ │ │ │ @@ -41472,15 +41472,15 @@ │ │ │ │ stc 7, cr15, [r0], #856 @ 0x358 │ │ │ │ eoreq fp, r6, sl, asr r4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ eoreq fp, r6, r6, asr r4 │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ andeq r0, r0, ip, asr #25 │ │ │ │ ldrdeq fp, [r6], -sl @ │ │ │ │ - andseq sl, r9, r0, asr #31 │ │ │ │ + @ instruction: 0x0019afbc │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl feb95f18 <__bss_end__@@Base+0xfe890764> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi b82cc0 <__bss_end__@@Base+0x87d50c> │ │ │ │ blmi baaf2c <__bss_end__@@Base+0x8a5778> │ │ │ │ ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ ldrbtmi r4, [lr], #-3628 @ 0xfffff1d4 │ │ │ │ @@ -41528,15 +41528,15 @@ │ │ │ │ ldc 7, cr15, [r0], #-856 @ 0xfffffca8 │ │ │ │ eoreq fp, r6, sl, ror r3 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ eoreq fp, r6, r6, ror r3 │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ andeq r0, r0, r4, lsl fp │ │ │ │ strdeq fp, [r6], -sl @ │ │ │ │ - andseq sl, r9, r0, ror #29 │ │ │ │ + @ instruction: 0x0019aedc │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl feb95ff8 <__bss_end__@@Base+0xfe890844> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi f42d40 <__bss_end__@@Base+0xc3d58c> │ │ │ │ blmi f6b028 <__bss_end__@@Base+0xc65874> │ │ │ │ ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ ldrbtmi r4, [sp], #-3387 @ 0xfffff2c5 │ │ │ │ @@ -42655,15 +42655,15 @@ │ │ │ │ @ instruction: 0xf7d5e6e6 │ │ │ │ svclt 0x0000eb62 │ │ │ │ eoreq sl, r6, r8, asr #7 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ eoreq sl, r6, r4, asr #7 │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ strdeq sl, [r6], -sl @ │ │ │ │ - andseq r9, r9, sl, asr #30 │ │ │ │ + andseq r9, r9, r6, asr #30 │ │ │ │ eoreq fp, r6, ip, lsl #5 │ │ │ │ andseq ip, r8, r2, asr ip │ │ │ │ eoreq fp, r6, ip, ror r2 │ │ │ │ andseq ip, r8, ip, lsl ip │ │ │ │ eoreq fp, r6, r4, ror #4 │ │ │ │ andseq ip, r8, r6, asr #24 │ │ │ │ andeq r0, r0, r8, lsr #18 │ │ │ │ @@ -43441,31 +43441,31 @@ │ │ │ │ @ instruction: 0xffffda99 │ │ │ │ @ instruction: 0x0018bed2 │ │ │ │ @ instruction: 0xffffd9b3 │ │ │ │ andseq fp, r8, r8, lsr #29 │ │ │ │ @ instruction: 0xffffd8cd │ │ │ │ andseq fp, r8, r2, lsl #29 │ │ │ │ @ instruction: 0xffffd7e7 │ │ │ │ - andseq pc, r9, r0, ror #17 │ │ │ │ + @ instruction: 0x0019f8dc │ │ │ │ @ instruction: 0xffffef01 │ │ │ │ - mulseq r9, lr, r8 │ │ │ │ + mulseq r9, sl, r8 │ │ │ │ @ instruction: 0xffffef0f │ │ │ │ andseq fp, r8, r4, asr #5 │ │ │ │ @ instruction: 0xffffef1d │ │ │ │ mulseq r8, sl, r2 │ │ │ │ @ instruction: 0xffffd553 │ │ │ │ andseq r7, r8, r8, asr #23 │ │ │ │ @ instruction: 0xffffefc3 │ │ │ │ andseq r7, r8, r4, lsr #23 │ │ │ │ @ instruction: 0xffffefd3 │ │ │ │ andseq r7, r8, r8, ror fp │ │ │ │ @ instruction: 0xffffefe3 │ │ │ │ @ instruction: 0x0018c4f8 │ │ │ │ @ instruction: 0xffffeff3 │ │ │ │ - andseq r3, sl, r0, lsl #16 │ │ │ │ + @ instruction: 0x001a37fc │ │ │ │ @ instruction: 0xffffe4c3 │ │ │ │ @ instruction: 0xffffe231 │ │ │ │ andseq ip, r8, r8, lsl #9 │ │ │ │ @ instruction: 0xffffe55f │ │ │ │ @ instruction: 0xffffe2ad │ │ │ │ andseq ip, r8, r0, asr r4 │ │ │ │ @ instruction: 0xffffd267 │ │ │ │ @@ -43473,15 +43473,15 @@ │ │ │ │ @ instruction: 0xffffd10f │ │ │ │ andseq ip, r8, r2, lsl #8 │ │ │ │ @ instruction: 0xffffe0f7 │ │ │ │ @ instruction: 0xfffff45b │ │ │ │ @ instruction: 0x0018c3d0 │ │ │ │ @ instruction: 0xffffefa5 │ │ │ │ @ instruction: 0xffffef11 │ │ │ │ - andseq r6, r9, r6, lsl #23 │ │ │ │ + andseq r6, r9, r2, lsl #23 │ │ │ │ @ instruction: 0xffffef23 │ │ │ │ andseq fp, r8, lr, lsl #26 │ │ │ │ @ instruction: 0xfffff2ab │ │ │ │ @ instruction: 0x0018bcf2 │ │ │ │ @ instruction: 0xfffff05b │ │ │ │ @ instruction: 0x0018bcd6 │ │ │ │ @ instruction: 0xffffe1c7 │ │ │ │ @@ -43731,15 +43731,15 @@ │ │ │ │ @ instruction: 0xfffffe53 │ │ │ │ mulseq r8, r2, sp │ │ │ │ @ instruction: 0xfffffeab │ │ │ │ andseq fp, r8, lr, ror #26 │ │ │ │ @ instruction: 0xfffffebf │ │ │ │ andseq fp, r8, r6, asr #26 │ │ │ │ @ instruction: 0xfffffed3 │ │ │ │ - mulseq r9, r6, r2 │ │ │ │ + mulseq r9, r2, r2 │ │ │ │ @ instruction: 0xfffffdd7 │ │ │ │ @ instruction: 0xfffffd1d │ │ │ │ @ instruction: 0xfffffc9d │ │ │ │ andseq r7, r8, r2, lsr #4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl feb98274 <__bss_end__@@Base+0xfe892ac0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @@ -44340,15 +44340,15 @@ │ │ │ │ @ instruction: 0xf7d3e7e8 │ │ │ │ svclt 0x0000ee38 │ │ │ │ eoreq r8, r6, sl, ror r7 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ eoreq r8, r6, r6, ror r7 │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ eoreq r8, r6, r8, lsl #14 │ │ │ │ - andseq r8, r9, r8, ror #5 │ │ │ │ + andseq r8, r9, r4, ror #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl feb98be8 <__bss_end__@@Base+0xfe893434> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 885990 <__bss_end__@@Base+0x5801dc> │ │ │ │ blmi 8adc00 <__bss_end__@@Base+0x5a844c> │ │ │ │ ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ ldrbtmi r4, [sp], #-3360 @ 0xfffff2e0 │ │ │ │ @@ -44621,17 +44621,17 @@ │ │ │ │ @ instruction: 0xfffffd41 │ │ │ │ andseq fp, r8, r4, lsl r2 │ │ │ │ @ instruction: 0xfffffcab │ │ │ │ @ instruction: 0x0018b1fe │ │ │ │ @ instruction: 0xfffffc15 │ │ │ │ @ instruction: 0x0018b1dc │ │ │ │ @ instruction: 0xfffffa1b │ │ │ │ - andseq r4, r9, r6, lsl #15 │ │ │ │ + andseq r4, r9, r2, lsl #15 │ │ │ │ @ instruction: 0xfffffd87 │ │ │ │ - andseq r7, r9, lr, lsr #18 │ │ │ │ + andseq r7, r9, sl, lsr #18 │ │ │ │ @ instruction: 0xfffffe27 │ │ │ │ andseq fp, r8, r6, asr r1 │ │ │ │ @ instruction: 0xfffffc7f │ │ │ │ andseq fp, r8, r6, lsr r1 │ │ │ │ @ instruction: 0xfffff8c3 │ │ │ │ mulseq r8, sl, r0 │ │ │ │ @ instruction: 0xfffff7f7 │ │ │ │ @@ -44639,15 +44639,15 @@ │ │ │ │ @ instruction: 0xfffff72b │ │ │ │ ldrheq fp, [r8], -r2 │ │ │ │ @ instruction: 0xfffff65f │ │ │ │ mulseq r8, r6, r0 │ │ │ │ @ instruction: 0xfffff593 │ │ │ │ andseq fp, r8, r2, ror r0 │ │ │ │ @ instruction: 0xfffff51f │ │ │ │ - andseq sl, r9, r6, lsr #12 │ │ │ │ + andseq sl, r9, r2, lsr #12 │ │ │ │ andseq fp, r8, r2, lsr #32 │ │ │ │ andseq fp, r8, r6 │ │ │ │ andseq sl, r8, r6, ror #31 │ │ │ │ @ instruction: 0xfffff3fd │ │ │ │ @ instruction: 0xfffff381 │ │ │ │ andseq r6, r8, lr, lsr #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ @@ -45466,15 +45466,15 @@ │ │ │ │ andcs pc, r1, r5, ror pc @ │ │ │ │ svclt 0x0000bd10 │ │ │ │ strhteq r7, [r6], -ip │ │ │ │ andeq r0, r0, ip, ror #16 │ │ │ │ andseq r5, r8, r2, ror #16 │ │ │ │ andseq r8, r8, r6, lsl #19 │ │ │ │ @ instruction: 0xfffffd2d │ │ │ │ - mulseq r9, r8, fp │ │ │ │ + mulseq r9, r4, fp │ │ │ │ @ instruction: 0xfffffcb9 │ │ │ │ andseq sl, r8, r4, asr #10 │ │ │ │ @ instruction: 0xfffffd69 │ │ │ │ andseq r9, r8, r8, lsl #22 │ │ │ │ @ instruction: 0xfffffd7d │ │ │ │ @ instruction: 0x0018a4f4 │ │ │ │ @ instruction: 0xfffffd91 │ │ │ │ @@ -47023,27 +47023,27 @@ │ │ │ │ @ instruction: 0xfffcf0a6 │ │ │ │ @ instruction: 0xf06f4a15 │ │ │ │ strtmi r0, [r0], -r1, lsl #2 │ │ │ │ @ instruction: 0xf0a9447a │ │ │ │ strtmi pc, [r0], -r7, lsr #27 │ │ │ │ blx 108064a <__bss_end__@@Base+0xd7ae96> │ │ │ │ ldclt 0, cr2, [r0, #-4] │ │ │ │ - @ instruction: 0x00190ab2 │ │ │ │ + andseq r0, r9, lr, lsr #21 │ │ │ │ @ instruction: 0xfffffee1 │ │ │ │ - andseq r5, r9, ip, lsr #29 │ │ │ │ + andseq r5, r9, r8, lsr #29 │ │ │ │ @ instruction: 0xfffffc83 │ │ │ │ andseq r8, r8, lr, ror #27 │ │ │ │ @ instruction: 0xfffffca9 │ │ │ │ andseq r8, r8, r4, asr #27 │ │ │ │ @ instruction: 0xfffffd63 │ │ │ │ mulseq r8, lr, sp │ │ │ │ @ instruction: 0xfffffc49 │ │ │ │ - andseq r4, r9, ip, lsl #17 │ │ │ │ + andseq r4, r9, r8, lsl #17 │ │ │ │ @ instruction: 0xfffffb79 │ │ │ │ - andseq r4, r9, r0, ror #26 │ │ │ │ + andseq r4, r9, ip, asr sp │ │ │ │ @ instruction: 0xfffffe69 │ │ │ │ @ instruction: 0xfffffadb │ │ │ │ @ instruction: 0xfffffa6f │ │ │ │ andseq r3, r8, r4, lsl #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl feb9b614 <__bss_end__@@Base+0xfe895e60> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @@ -47058,16 +47058,16 @@ │ │ │ │ @ instruction: 0x4628447d │ │ │ │ @ instruction: 0xf04fbd38 │ │ │ │ @ instruction: 0x462031ff │ │ │ │ ldc2l 0, cr15, [ip], #708 @ 0x2c4 │ │ │ │ strtmi r4, [r0], -r5, lsl #12 │ │ │ │ blx fff006d4 <__bss_end__@@Base+0xffbfaf20> │ │ │ │ ldclt 6, cr4, [r8, #-160]! @ 0xffffff60 │ │ │ │ - andseq pc, r9, lr, lsr fp @ │ │ │ │ - andseq r5, r9, r8, ror #16 │ │ │ │ + andseq pc, r9, sl, lsr fp @ │ │ │ │ + andseq r5, r9, r4, ror #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl feb9b664 <__bss_end__@@Base+0xfe895eb0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 3c842c <__bss_end__@@Base+0xc2c78> │ │ │ │ ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ stc2l 0, cr15, [lr], #676 @ 0x2a4 │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ @@ -47079,15 +47079,15 @@ │ │ │ │ @ instruction: 0xf04fbd38 │ │ │ │ @ instruction: 0x462031ff │ │ │ │ ldc2l 0, cr15, [r4], {177} @ 0xb1 │ │ │ │ strtmi r4, [r0], -r5, lsl #12 │ │ │ │ blx ff500724 <__bss_end__@@Base+0xff1faf70> │ │ │ │ ldclt 6, cr4, [r8, #-160]! @ 0xffffff60 │ │ │ │ andseq r8, r8, r2, lsr ip │ │ │ │ - andseq fp, r9, ip, asr #32 │ │ │ │ + andseq fp, r9, r8, asr #32 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl feb9b6b4 <__bss_end__@@Base+0xfe895f00> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 3c847c <__bss_end__@@Base+0xc2cc8> │ │ │ │ ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ stc2l 0, cr15, [r6], {169} @ 0xa9 │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ @@ -47118,16 +47118,16 @@ │ │ │ │ @ instruction: 0x4628447d │ │ │ │ @ instruction: 0xf04fbd38 │ │ │ │ @ instruction: 0x462031ff │ │ │ │ stc2 0, cr15, [r4], {177} @ 0xb1 │ │ │ │ strtmi r4, [r0], -r5, lsl #12 │ │ │ │ blx fe1007c4 <__bss_end__@@Base+0xfddfb010> │ │ │ │ ldclt 6, cr4, [r8, #-160]! @ 0xffffff60 │ │ │ │ - andseq r4, r9, r2, lsl #14 │ │ │ │ - andseq sl, r9, ip, lsr #31 │ │ │ │ + @ instruction: 0x001946fe │ │ │ │ + andseq sl, r9, r8, lsr #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl feb9b754 <__bss_end__@@Base+0xfe895fa0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 3c851c <__bss_end__@@Base+0xc2d68> │ │ │ │ ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ ldc2l 0, cr15, [r6], #-676 @ 0xfffffd5c │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ @@ -47139,15 +47139,15 @@ │ │ │ │ @ instruction: 0xf04fbd38 │ │ │ │ @ instruction: 0x462031ff │ │ │ │ mrrc2 0, 11, pc, ip, cr1 @ │ │ │ │ strtmi r4, [r0], -r5, lsl #12 │ │ │ │ blx 1700814 <__bss_end__@@Base+0x13fb060> │ │ │ │ ldclt 6, cr4, [r8, #-160]! @ 0xffffff60 │ │ │ │ andseq r8, r8, lr, asr fp │ │ │ │ - andseq sl, r9, ip, asr pc │ │ │ │ + andseq sl, r9, r8, asr pc │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl feb9b7a4 <__bss_end__@@Base+0xfe895ff0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [lr, #-960] @ 0xfffffc40 │ │ │ │ strmi r2, [r4], -r0, lsl #2 │ │ │ │ ldrbtmi r2, [sp], #-1 │ │ │ │ mrc 7, 3, APSR_nzcv, cr8, cr1, {6} │ │ │ │ @@ -47316,19 +47316,19 @@ │ │ │ │ bmi 403f10 <__bss_end__@@Base+0xfe75c> │ │ │ │ tstpeq r1, pc, rrx @ p-variant is OBSOLETE │ │ │ │ ldrbtmi r4, [sl], #-1568 @ 0xfffff9e0 │ │ │ │ blx 1800af6 <__bss_end__@@Base+0x14fb342> │ │ │ │ @ instruction: 0xf0a14620 │ │ │ │ strdcs pc, [r1], -r7 │ │ │ │ svclt 0x0000bd10 │ │ │ │ - @ instruction: 0x001a0ad2 │ │ │ │ + andseq r0, sl, lr, asr #21 │ │ │ │ @ instruction: 0xfffffea1 │ │ │ │ andseq r8, r8, r8, lsr #18 │ │ │ │ @ instruction: 0xfffffeb3 │ │ │ │ - andseq r4, r9, sl, asr #7 │ │ │ │ + andseq r4, r9, r6, asr #7 │ │ │ │ @ instruction: 0xffffff2f │ │ │ │ @ instruction: 0xfffffdd1 │ │ │ │ @ instruction: 0xfffffd5d │ │ │ │ @ instruction: 0x001839f2 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl feb9ba88 <__bss_end__@@Base+0xfe8962d4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @@ -49069,67 +49069,67 @@ │ │ │ │ @ instruction: 0xf0a7447a │ │ │ │ @ instruction: 0x4620fdb1 │ │ │ │ blx 130262e <__bss_end__@@Base+0xffce7a> │ │ │ │ ldclt 0, cr2, [r0, #-4] │ │ │ │ eoreq r4, r6, ip, asr r3 │ │ │ │ andeq r0, r0, ip, ror #16 │ │ │ │ @ instruction: 0x00182bfc │ │ │ │ - andseq r3, r9, sl, asr r7 │ │ │ │ + andseq r3, r9, r6, asr r7 │ │ │ │ @ instruction: 0xfffff569 │ │ │ │ @ instruction: 0xfffff187 │ │ │ │ andseq r7, r8, r6, lsr #6 │ │ │ │ @ instruction: 0xffffeb59 │ │ │ │ @ instruction: 0xfffffae3 │ │ │ │ - andseq r0, sl, r2, asr #20 │ │ │ │ + andseq r0, sl, lr, lsr sl │ │ │ │ @ instruction: 0xfffffc45 │ │ │ │ @ instruction: 0xfffffe9b │ │ │ │ andseq r7, r8, sl, lsr #5 │ │ │ │ @ instruction: 0xfffff565 │ │ │ │ @ instruction: 0xffffebcf │ │ │ │ andseq r7, r8, sl, ror #4 │ │ │ │ @ instruction: 0xfffff6b1 │ │ │ │ andseq r7, r8, lr, lsr r2 │ │ │ │ @ instruction: 0xfffff5b5 │ │ │ │ @ instruction: 0xffffec0b │ │ │ │ - @ instruction: 0x001903fa │ │ │ │ + @ instruction: 0x001903f6 │ │ │ │ @ instruction: 0xfffff67d │ │ │ │ @ instruction: 0xfffff6b3 │ │ │ │ - andseq r2, r9, sl, ror #30 │ │ │ │ + andseq r2, r9, r6, ror #30 │ │ │ │ @ instruction: 0xfffff6c1 │ │ │ │ @ instruction: 0xfffff6f7 │ │ │ │ andseq r7, r8, lr, ror r1 │ │ │ │ @ instruction: 0xffffe9d1 │ │ │ │ @ instruction: 0xffffebf3 │ │ │ │ andseq r7, r8, r2, asr #2 │ │ │ │ @ instruction: 0xfffff185 │ │ │ │ @ instruction: 0xffffec63 │ │ │ │ - andseq r0, sl, r2, lsr #9 │ │ │ │ + mulseq sl, lr, r4 │ │ │ │ @ instruction: 0xfffff209 │ │ │ │ @ instruction: 0xffffecd3 │ │ │ │ andseq r7, r8, r4, asr #1 │ │ │ │ @ instruction: 0xffffef71 │ │ │ │ @ instruction: 0xffffed49 │ │ │ │ andseq r7, r8, sl, lsl #1 │ │ │ │ @ instruction: 0xffffeffb │ │ │ │ @ instruction: 0xffffedbf │ │ │ │ - @ instruction: 0x0019f4b4 │ │ │ │ + @ instruction: 0x0019f4b0 │ │ │ │ @ instruction: 0xfffff8f1 │ │ │ │ @ instruction: 0xfffff929 │ │ │ │ andseq r6, r8, lr, lsl r3 │ │ │ │ @ instruction: 0xfffff583 │ │ │ │ andseq r6, r8, r6, ror #31 │ │ │ │ @ instruction: 0xfffff597 │ │ │ │ @ instruction: 0xfffff5cf │ │ │ │ @ instruction: 0x00186fb4 │ │ │ │ @ instruction: 0xfffff5e1 │ │ │ │ @ instruction: 0xfffff619 │ │ │ │ andseq r6, r8, r2, lsl #31 │ │ │ │ @ instruction: 0xfffff62b │ │ │ │ @ instruction: 0xfffff663 │ │ │ │ - andseq r3, r9, ip, ror #25 │ │ │ │ + andseq r3, r9, r8, ror #25 │ │ │ │ @ instruction: 0xfffff675 │ │ │ │ @ instruction: 0xfffff889 │ │ │ │ andseq r6, r8, r2, lsl pc │ │ │ │ @ instruction: 0xfffff89b │ │ │ │ @ instruction: 0xfffff8d3 │ │ │ │ andseq r6, r8, r0, ror #29 │ │ │ │ @ instruction: 0xfffff8e5 │ │ │ │ @@ -50326,36 +50326,36 @@ │ │ │ │ @ instruction: 0xfffff5d7 │ │ │ │ andseq r5, r8, r0, lsl #26 │ │ │ │ @ instruction: 0xfffffab9 │ │ │ │ @ instruction: 0xfffff64d │ │ │ │ andseq r5, r8, r6, asr #25 │ │ │ │ @ instruction: 0xfffffb43 │ │ │ │ @ instruction: 0xfffff6c3 │ │ │ │ - andseq r1, r9, r8, asr #23 │ │ │ │ + andseq r1, r9, r4, asr #23 │ │ │ │ @ instruction: 0xfffffbcd │ │ │ │ @ instruction: 0xfffff739 │ │ │ │ andseq r5, r8, r2, asr ip │ │ │ │ @ instruction: 0xfffff86f │ │ │ │ @ instruction: 0xfffff7af │ │ │ │ - @ instruction: 0x00198ab0 │ │ │ │ + andseq r8, r9, ip, lsr #21 │ │ │ │ @ instruction: 0xfffffc19 │ │ │ │ @ instruction: 0xfffff1d1 │ │ │ │ andseq r5, r8, r2, ror #23 │ │ │ │ @ instruction: 0xffffefc7 │ │ │ │ @ instruction: 0xfffff10b │ │ │ │ - andseq lr, r9, r0, asr #29 │ │ │ │ + @ instruction: 0x0019eebc │ │ │ │ @ instruction: 0xfffffc65 │ │ │ │ @ instruction: 0xfffff2bd │ │ │ │ - andseq r2, r9, r2, lsr #3 │ │ │ │ + mulseq r9, lr, r1 │ │ │ │ @ instruction: 0xfffffcef │ │ │ │ @ instruction: 0xfffff1cb │ │ │ │ andseq r5, r8, r0, lsr fp │ │ │ │ @ instruction: 0xfffff0a1 │ │ │ │ @ instruction: 0xfffff00d │ │ │ │ - andseq r8, r9, r6, lsl #15 │ │ │ │ + andseq r8, r9, r2, lsl #15 │ │ │ │ @ instruction: 0xffffef13 │ │ │ │ @ instruction: 0xfffff2b7 │ │ │ │ @ instruction: 0xffffee4b │ │ │ │ @ instruction: 0xffffedcb │ │ │ │ andseq r0, r8, r8, lsl fp │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl feb9e9d8 <__bss_end__@@Base+0xfe899224> │ │ │ │ @@ -51787,52 +51787,52 @@ │ │ │ │ @ instruction: 0xfffff203 │ │ │ │ andseq r4, r8, sl, ror #16 │ │ │ │ @ instruction: 0xfffff62d │ │ │ │ @ instruction: 0xfffff273 │ │ │ │ andseq r4, r8, sl, lsr r8 │ │ │ │ @ instruction: 0xfffff459 │ │ │ │ @ instruction: 0xfffff2e3 │ │ │ │ - andseq r0, r9, lr, lsr #23 │ │ │ │ + andseq r0, r9, sl, lsr #23 │ │ │ │ @ instruction: 0xfffff4dd │ │ │ │ @ instruction: 0xfffff353 │ │ │ │ andseq r4, r8, sl, ror r7 │ │ │ │ @ instruction: 0xffffeefd │ │ │ │ @ instruction: 0xfffff65f │ │ │ │ - mulseq r9, r6, lr │ │ │ │ + mulseq r9, r2, lr │ │ │ │ @ instruction: 0xfffff7c1 │ │ │ │ @ instruction: 0xfffffdcf │ │ │ │ @ instruction: 0x001846fe │ │ │ │ @ instruction: 0xfffff629 │ │ │ │ @ instruction: 0xfffff7b3 │ │ │ │ @ instruction: 0x001846be │ │ │ │ @ instruction: 0xfffff7c1 │ │ │ │ mulseq r8, r2, r6 │ │ │ │ @ instruction: 0xfffff7d3 │ │ │ │ @ instruction: 0xfffff80b │ │ │ │ - andseq sp, r8, r4, asr r8 │ │ │ │ + andseq sp, r8, r0, asr r8 │ │ │ │ @ instruction: 0xfffff81d │ │ │ │ @ instruction: 0xfffff855 │ │ │ │ andseq r4, r8, r2, asr #13 │ │ │ │ @ instruction: 0xffffee23 │ │ │ │ @ instruction: 0xffffedbb │ │ │ │ - andseq ip, r9, r0, ror #20 │ │ │ │ + andseq ip, r9, ip, asr sl │ │ │ │ @ instruction: 0xfffff829 │ │ │ │ @ instruction: 0xfffff861 │ │ │ │ andseq r3, r8, sl, asr #17 │ │ │ │ @ instruction: 0xfffff873 │ │ │ │ mulseq r8, r2, r5 │ │ │ │ @ instruction: 0xfffff887 │ │ │ │ @ instruction: 0xfffff8bf │ │ │ │ andseq r4, r8, r0, ror #10 │ │ │ │ @ instruction: 0xfffff8d1 │ │ │ │ @ instruction: 0xfffff909 │ │ │ │ andseq r4, r8, lr, lsr #10 │ │ │ │ @ instruction: 0xfffff91b │ │ │ │ @ instruction: 0xfffff953 │ │ │ │ - mulseq r9, r8, r2 │ │ │ │ + mulseq r9, r4, r2 │ │ │ │ @ instruction: 0xfffff965 │ │ │ │ @ instruction: 0xfffff99d │ │ │ │ @ instruction: 0x001844be │ │ │ │ @ instruction: 0xfffff9af │ │ │ │ @ instruction: 0xfffff9e7 │ │ │ │ andseq r4, r8, ip, lsl #9 │ │ │ │ @ instruction: 0xfffff9f9 │ │ │ │ @@ -52233,18 +52233,18 @@ │ │ │ │ ldc2l 0, cr15, [sl], #656 @ 0x290 │ │ │ │ @ instruction: 0xf09c4620 │ │ │ │ mulcs r1, r3, sl │ │ │ │ svclt 0x0000bd10 │ │ │ │ eoreq r0, r6, r4, ror ip │ │ │ │ andeq r0, r0, ip, ror #16 │ │ │ │ andseq pc, r7, r6, lsl r5 @ │ │ │ │ - andseq ip, r9, r6, lsr #2 │ │ │ │ + andseq ip, r9, r2, lsr #2 │ │ │ │ @ instruction: 0xfffffedf │ │ │ │ @ instruction: 0xfffffe1f │ │ │ │ - andseq r0, r9, r8, lsr r0 │ │ │ │ + andseq r0, r9, r4, lsr r0 │ │ │ │ @ instruction: 0xfffffc71 │ │ │ │ @ instruction: 0xfffffd2d │ │ │ │ @ instruction: 0xfffffbed │ │ │ │ @ instruction: 0xfffffb6d │ │ │ │ andseq lr, r7, sl, lsr #26 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl feba075c <__bss_end__@@Base+0xfe89afa8> │ │ │ │ @@ -52885,15 +52885,15 @@ │ │ │ │ @ instruction: 0xf144e7dd │ │ │ │ @ instruction: 0xe7e8fc31 │ │ │ │ bl 1d07e7c <__bss_end__@@Base+0x1a026c8> │ │ │ │ eoreq r0, r6, sl, ror #3 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ eoreq r0, r6, r6, ror #3 │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ - andseq pc, r8, r0, lsr #27 │ │ │ │ + mulseq r8, ip, sp │ │ │ │ eoreq r0, r6, lr, ror r1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl feba1170 <__bss_end__@@Base+0xfe89b9bc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi a4def8 <__bss_end__@@Base+0x748744> │ │ │ │ blmi a76190 <__bss_end__@@Base+0x7709dc> │ │ │ │ ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ @@ -52935,15 +52935,15 @@ │ │ │ │ @ instruction: 0xf144e7dd │ │ │ │ strb pc, [r8, sp, asr #23]! @ │ │ │ │ bl 407f44 <__bss_end__@@Base+0x102790> │ │ │ │ eoreq r0, r6, r2, lsr #2 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ eoreq r0, r6, lr, lsl r1 │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ - @ instruction: 0x0018fcd8 │ │ │ │ + @ instruction: 0x0018fcd4 │ │ │ │ strhteq r0, [r6], -r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl feba1238 <__bss_end__@@Base+0xfe89ba84> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi a4dfc0 <__bss_end__@@Base+0x74880c> │ │ │ │ blmi a76258 <__bss_end__@@Base+0x770aa4> │ │ │ │ ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ @@ -52985,15 +52985,15 @@ │ │ │ │ @ instruction: 0xf144e7dd │ │ │ │ strb pc, [r8, r9, ror #22]! @ │ │ │ │ b feb0800c <__bss_end__@@Base+0xfe802858> │ │ │ │ eoreq r0, r6, sl, asr r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ eoreq r0, r6, r6, asr r0 │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ - andseq pc, r8, r0, lsl ip @ │ │ │ │ + andseq pc, r8, ip, lsl #24 │ │ │ │ eoreq pc, r5, lr, ror #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl feba1300 <__bss_end__@@Base+0xfe89bb4c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi a4e088 <__bss_end__@@Base+0x7488d4> │ │ │ │ blmi a76320 <__bss_end__@@Base+0x770b6c> │ │ │ │ ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ @@ -53035,15 +53035,15 @@ │ │ │ │ @ instruction: 0xf144e7dd │ │ │ │ strb pc, [r8, r5, lsl #22]! @ │ │ │ │ b 12080d4 <__bss_end__@@Base+0xf02920> │ │ │ │ mlaeq r5, r2, pc, pc @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ eoreq pc, r5, lr, lsl #31 │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ - andseq pc, r8, r8, asr #22 │ │ │ │ + andseq pc, r8, r4, asr #22 │ │ │ │ eoreq pc, r5, r6, lsr #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl feba13c8 <__bss_end__@@Base+0xfe89bc14> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi a4e150 <__bss_end__@@Base+0x74899c> │ │ │ │ blmi a763e8 <__bss_end__@@Base+0x770c34> │ │ │ │ ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ @@ -53085,15 +53085,15 @@ │ │ │ │ @ instruction: 0xf144e7dd │ │ │ │ strb pc, [r8, r1, lsr #21]! @ │ │ │ │ stmib r2!, {r0, r1, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ eoreq pc, r5, sl, asr #29 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ eoreq pc, r5, r6, asr #29 │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ - andseq pc, r8, r0, lsl #21 │ │ │ │ + andseq pc, r8, ip, ror sl @ │ │ │ │ eoreq pc, r5, lr, asr lr @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl feba1490 <__bss_end__@@Base+0xfe89bcdc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi a8e238 <__bss_end__@@Base+0x788a84> │ │ │ │ blmi ab64a8 <__bss_end__@@Base+0x7b0cf4> │ │ │ │ ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ @@ -54418,30 +54418,30 @@ │ │ │ │ @ instruction: 0xf0a2447a │ │ │ │ strtmi pc, [r0], -r7, ror #23 │ │ │ │ @ instruction: 0xf980f09a │ │ │ │ ldclt 0, cr2, [r0, #-4] │ │ │ │ eoreq lr, r5, ip, lsl #29 │ │ │ │ andeq r0, r0, ip, ror #16 │ │ │ │ andseq sp, r7, ip, lsr #14 │ │ │ │ - andseq sp, r8, r6, ror #24 │ │ │ │ + andseq sp, r8, r2, ror #24 │ │ │ │ @ instruction: 0xfffff411 │ │ │ │ @ instruction: 0xffffec33 │ │ │ │ - @ instruction: 0x001994d6 │ │ │ │ + @ instruction: 0x001994d2 │ │ │ │ @ instruction: 0xfffff305 │ │ │ │ @ instruction: 0xffffecb7 │ │ │ │ andseq r1, r8, lr, asr pc │ │ │ │ @ instruction: 0xfffff131 │ │ │ │ @ instruction: 0xffffed3b │ │ │ │ andseq r1, r8, r2, lsr #30 │ │ │ │ @ instruction: 0xfffff1b5 │ │ │ │ @ instruction: 0xffffedbf │ │ │ │ andseq r1, r8, lr, lsr #4 │ │ │ │ @ instruction: 0xffffef19 │ │ │ │ @ instruction: 0xffffee43 │ │ │ │ - @ instruction: 0x0019abd0 │ │ │ │ + andseq sl, r9, ip, asr #23 │ │ │ │ @ instruction: 0xffffefa1 │ │ │ │ @ instruction: 0xffffea31 │ │ │ │ andseq r1, r8, r6, ror #28 │ │ │ │ @ instruction: 0xfffff9eb │ │ │ │ @ instruction: 0xffffe957 │ │ │ │ andseq r1, r8, r8, lsr lr │ │ │ │ @ instruction: 0xfffffa81 │ │ │ │ @@ -55718,15 +55718,15 @@ │ │ │ │ @ instruction: 0xfffff703 │ │ │ │ @ instruction: 0x00180bb0 │ │ │ │ @ instruction: 0xfffff46f │ │ │ │ @ instruction: 0xfffffa6b │ │ │ │ andseq r0, r8, ip, ror fp │ │ │ │ @ instruction: 0xfffff599 │ │ │ │ @ instruction: 0xfffff531 │ │ │ │ - andseq r8, r9, r6, asr #21 │ │ │ │ + andseq r8, r9, r2, asr #21 │ │ │ │ @ instruction: 0xfffffc5f │ │ │ │ andseq r0, r8, sl, lsl fp │ │ │ │ @ instruction: 0xfffffc73 │ │ │ │ @ instruction: 0xfffffcab │ │ │ │ andseq r0, r8, r8, ror #21 │ │ │ │ @ instruction: 0xfffffcbd │ │ │ │ @ instruction: 0xfffffcf5 │ │ │ │ @@ -55735,24 +55735,24 @@ │ │ │ │ @ instruction: 0xfffffd3f │ │ │ │ andseq r0, r8, r4, lsl #21 │ │ │ │ @ instruction: 0xfffffd51 │ │ │ │ @ instruction: 0xfffff9d1 │ │ │ │ andseq r0, r8, r6, asr sl │ │ │ │ @ instruction: 0xfffff9e3 │ │ │ │ @ instruction: 0xfffff94f │ │ │ │ - andseq r9, r9, ip, asr #22 │ │ │ │ + andseq r9, r9, r8, asr #22 │ │ │ │ @ instruction: 0xfffff2d1 │ │ │ │ @ instruction: 0xfffff641 │ │ │ │ - andseq r9, r8, r6, asr r9 │ │ │ │ + andseq r9, r8, r2, asr r9 │ │ │ │ @ instruction: 0xfffffa77 │ │ │ │ @ instruction: 0xfffff88f │ │ │ │ - andseq r9, r9, r8, ror #22 │ │ │ │ + andseq r9, r9, r4, ror #22 │ │ │ │ @ instruction: 0xfffff685 │ │ │ │ @ instruction: 0xfffff511 │ │ │ │ - andseq r2, r9, sl, lsr #9 │ │ │ │ + andseq r2, r9, r6, lsr #9 │ │ │ │ @ instruction: 0xfffff9b7 │ │ │ │ @ instruction: 0xfffff923 │ │ │ │ andseq r0, r8, ip, lsr #18 │ │ │ │ @ instruction: 0xfffff935 │ │ │ │ andseq r0, r8, ip, lsl #18 │ │ │ │ @ instruction: 0xfffff6a1 │ │ │ │ andseq r0, r8, r8, ror #17 │ │ │ │ @@ -56248,18 +56248,18 @@ │ │ │ │ @ instruction: 0xfffffd3d │ │ │ │ andseq r0, r8, ip, lsl #4 │ │ │ │ @ instruction: 0xfffffcb3 │ │ │ │ @ instruction: 0x001801f2 │ │ │ │ @ instruction: 0xfffffe99 │ │ │ │ andseq r0, r8, ip, asr #3 │ │ │ │ @ instruction: 0xfffffe23 │ │ │ │ - andseq r2, r9, sl, asr #22 │ │ │ │ + andseq r2, r9, r6, asr #22 │ │ │ │ @ instruction: 0xfffffb83 │ │ │ │ @ instruction: 0xfffffb1f │ │ │ │ - andseq r2, r9, r0, lsl #26 │ │ │ │ + @ instruction: 0x00192cfc │ │ │ │ @ instruction: 0xfffffa51 │ │ │ │ @ instruction: 0xfffff9ed │ │ │ │ @ instruction: 0xfffff931 │ │ │ │ @ instruction: 0xfffff8b1 │ │ │ │ mulseq r7, lr, lr │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl feba4618 <__bss_end__@@Base+0xfe89ee64> │ │ │ │ @@ -56475,19 +56475,19 @@ │ │ │ │ bmi 40cff4 <__bss_end__@@Base+0x107840> │ │ │ │ tstpeq r1, pc, rrx @ p-variant is OBSOLETE │ │ │ │ ldrbtmi r4, [sl], #-1568 @ 0xfffff9e0 │ │ │ │ blx ff4899ee <__bss_end__@@Base+0xff18423a> │ │ │ │ @ instruction: 0xf0984620 │ │ │ │ andcs pc, r1, r9, ror #18 │ │ │ │ svclt 0x0000bd10 │ │ │ │ - @ instruction: 0x00197bb6 │ │ │ │ + @ instruction: 0x00197bb2 │ │ │ │ @ instruction: 0xfffffef5 │ │ │ │ andseq pc, r7, ip, lsl #20 │ │ │ │ @ instruction: 0xfffffe17 │ │ │ │ - andseq fp, r8, lr, lsr #9 │ │ │ │ + andseq fp, r8, sl, lsr #9 │ │ │ │ @ instruction: 0xfffffda3 │ │ │ │ @ instruction: 0xfffffd31 │ │ │ │ @ instruction: 0xfffffcb5 │ │ │ │ @ instruction: 0x0017aad6 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl feba49a4 <__bss_end__@@Base+0xfe89f1f0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @@ -56615,15 +56615,15 @@ │ │ │ │ @ instruction: 0xf0a0447a │ │ │ │ @ instruction: 0x4620fabd │ │ │ │ @ instruction: 0xf856f098 │ │ │ │ ldclt 0, cr2, [r0, #-4] │ │ │ │ strhteq ip, [r5], -ip │ │ │ │ andeq r0, r0, ip, ror #16 │ │ │ │ andseq fp, r7, lr, asr r0 │ │ │ │ - andseq r8, r9, r6, lsr ip │ │ │ │ + andseq r8, r9, r2, lsr ip │ │ │ │ @ instruction: 0xffffff1f │ │ │ │ @ instruction: 0xffffff57 │ │ │ │ @ instruction: 0xfffffe9b │ │ │ │ @ instruction: 0xfffffe1b │ │ │ │ @ instruction: 0x0017a8b0 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl feba4bc8 <__bss_end__@@Base+0xfe89f414> │ │ │ │ @@ -58302,15 +58302,15 @@ │ │ │ │ ldmpl r2!, {r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf08c6812 │ │ │ │ andcs pc, r0, r5, ror #21 │ │ │ │ svclt 0x0000bd70 │ │ │ │ eoreq sl, r5, r8, lsl sp │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ mulseq r7, r8, sl │ │ │ │ - @ instruction: 0x00190ab0 │ │ │ │ + andseq r0, r9, ip, lsr #21 │ │ │ │ andeq r0, r0, r0, lsl #21 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl feba6614 <__bss_end__@@Base+0xfe8a0e60> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ mrcmi 15, 0, r0, cr14, cr0, {7} │ │ │ │ @ instruction: 0xf0944604 │ │ │ │ blmi 7cec90 <__bss_end__@@Base+0x4c94dc> │ │ │ │ @@ -59160,15 +59160,15 @@ │ │ │ │ ldmpl r2!, {r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf08b6812 │ │ │ │ andcs pc, r0, r1, lsr ip @ │ │ │ │ svclt 0x0000bd70 │ │ │ │ strhteq r9, [r5], -r0 │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ andseq fp, r7, r0, lsr sp │ │ │ │ - andseq sp, r8, r4, lsl #23 │ │ │ │ + andseq sp, r8, r0, lsl #23 │ │ │ │ andeq r0, r0, r4, ror r6 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl feba737c <__bss_end__@@Base+0xfe8a1bc8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ mrcmi 15, 0, r0, cr14, cr0, {7} │ │ │ │ @ instruction: 0xf0934604 │ │ │ │ blmi 7cff28 <__bss_end__@@Base+0x4ca774> │ │ │ │ @@ -61041,15 +61041,15 @@ │ │ │ │ ldc2l 1, cr15, [sl], #-240 @ 0xffffff10 │ │ │ │ @ instruction: 0xf7c3e7fa │ │ │ │ svclt 0x0000ebbc │ │ │ │ eoreq r8, r5, r6, lsl #5 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ eoreq r8, r5, r2, lsl #5 │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ - andseq lr, r8, lr, lsl r0 │ │ │ │ + andseq lr, r8, sl, lsl r0 │ │ │ │ eoreq r8, r5, r0, lsl r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl feba90e0 <__bss_end__@@Base+0xfe8a392c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi b15e88 <__bss_end__@@Base+0x8106d4> │ │ │ │ blmi b3e0f8 <__bss_end__@@Base+0x838944> │ │ │ │ ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ @@ -62790,15 +62790,15 @@ │ │ │ │ mrc2 1, 6, pc, cr0, cr10, {1} │ │ │ │ @ instruction: 0xf7c1e7fa │ │ │ │ svclt 0x0000ee12 │ │ │ │ eoreq r6, r5, r2, lsr r7 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ eoreq r6, r5, lr, lsr #14 │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ - andseq sl, r8, r6, lsl #6 │ │ │ │ + andseq sl, r8, r2, lsl #6 │ │ │ │ strhteq r6, [r5], -ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febaac34 <__bss_end__@@Base+0xfe8a5480> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi b179dc <__bss_end__@@Base+0x812228> │ │ │ │ blmi b3fc4c <__bss_end__@@Base+0x83a498> │ │ │ │ ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ @@ -65280,15 +65280,15 @@ │ │ │ │ @ instruction: 0xffffbf4f │ │ │ │ @ instruction: 0x001781b8 │ │ │ │ @ instruction: 0xffffbf71 │ │ │ │ @ instruction: 0x00176eba │ │ │ │ @ instruction: 0xffffbf3f │ │ │ │ @ instruction: 0x001782d0 │ │ │ │ @ instruction: 0xffffbf0d │ │ │ │ - andseq r5, r8, lr, asr #5 │ │ │ │ + andseq r5, r8, sl, asr #5 │ │ │ │ @ instruction: 0xffffc301 │ │ │ │ @ instruction: 0xffffbf3f │ │ │ │ mulseq r7, sl, lr │ │ │ │ @ instruction: 0xffffc1f1 │ │ │ │ @ instruction: 0xffffbfaf │ │ │ │ @ instruction: 0x001762be │ │ │ │ @ instruction: 0xffff9785 │ │ │ │ @@ -65980,15 +65980,15 @@ │ │ │ │ @ instruction: 0xffffdcf1 │ │ │ │ @ instruction: 0xffff8135 │ │ │ │ @ instruction: 0x00176bba │ │ │ │ @ instruction: 0xffffb27f │ │ │ │ @ instruction: 0xffffb2b7 │ │ │ │ andseq r6, r7, ip, lsl #23 │ │ │ │ @ instruction: 0xffffb2c9 │ │ │ │ - andseq r9, r8, r0, ror #7 │ │ │ │ + @ instruction: 0x001893dc │ │ │ │ @ instruction: 0xffff8035 │ │ │ │ @ instruction: 0xffffa6b5 │ │ │ │ @ instruction: 0xffff7f6d │ │ │ │ @ instruction: 0xffff7eed │ │ │ │ andseq r1, r7, r6, lsl #15 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febade1c <__bss_end__@@Base+0xfe8a8668> │ │ │ │ @@ -66404,27 +66404,27 @@ │ │ │ │ andeq r0, r0, ip, ror #16 │ │ │ │ andseq r1, r7, r6, ror #17 │ │ │ │ andseq r6, r7, r2, lsr #10 │ │ │ │ @ instruction: 0xfffffc61 │ │ │ │ andseq r6, r7, r0, lsl #10 │ │ │ │ @ instruction: 0xfffffbed │ │ │ │ @ instruction: 0xfffffcc1 │ │ │ │ - @ instruction: 0x0017f1fe │ │ │ │ + @ instruction: 0x0017f1fa │ │ │ │ @ instruction: 0xfffffcd3 │ │ │ │ @ instruction: 0xfffffd0b │ │ │ │ - @ instruction: 0x00188cf8 │ │ │ │ + @ instruction: 0x00188cf4 │ │ │ │ @ instruction: 0xfffffd1d │ │ │ │ @ instruction: 0xfffffd55 │ │ │ │ - andseq r8, r8, lr, lsr #29 │ │ │ │ + andseq r8, r8, sl, lsr #29 │ │ │ │ @ instruction: 0xfffffd67 │ │ │ │ @ instruction: 0xfffffd9f │ │ │ │ andseq r5, r7, r0, asr #31 │ │ │ │ @ instruction: 0xfffffdb1 │ │ │ │ @ instruction: 0xfffffde9 │ │ │ │ - @ instruction: 0x0018f2be │ │ │ │ + @ instruction: 0x0018f2ba │ │ │ │ @ instruction: 0xfffffdfb │ │ │ │ @ instruction: 0xfffffb47 │ │ │ │ @ instruction: 0xfffffa33 │ │ │ │ @ instruction: 0xfffff9b3 │ │ │ │ @ instruction: 0x00170fd0 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febae4ec <__bss_end__@@Base+0xfe8a8d38> │ │ │ │ @@ -66889,20 +66889,20 @@ │ │ │ │ andseq r5, r7, r8, asr fp │ │ │ │ @ instruction: 0xfffffc5f │ │ │ │ andseq r5, r7, r6, lsr fp │ │ │ │ @ instruction: 0xfffffc31 │ │ │ │ andseq r5, r7, r4, lsr #22 │ │ │ │ @ instruction: 0xfffffb61 │ │ │ │ @ instruction: 0xfffffce5 │ │ │ │ - andseq sp, r8, lr, ror #20 │ │ │ │ + andseq sp, r8, sl, ror #20 │ │ │ │ @ instruction: 0xfffffcf7 │ │ │ │ - andseq lr, r8, sl, lsr #24 │ │ │ │ + andseq lr, r8, r6, lsr #24 │ │ │ │ @ instruction: 0xfffffd0b │ │ │ │ @ instruction: 0xfffffd43 │ │ │ │ - andseq lr, r7, r4, lsr sl │ │ │ │ + andseq lr, r7, r0, lsr sl │ │ │ │ @ instruction: 0xfffffd55 │ │ │ │ andseq r5, r7, r8, ror #25 │ │ │ │ @ instruction: 0xfffffd69 │ │ │ │ andseq r5, r7, r4, ror #20 │ │ │ │ @ instruction: 0xfffffd7d │ │ │ │ andseq r5, r7, r4, asr #20 │ │ │ │ @ instruction: 0xfffffd91 │ │ │ │ @@ -67138,15 +67138,15 @@ │ │ │ │ @ instruction: 0xf136e7dd │ │ │ │ ubfx pc, r7, #25, #9 │ │ │ │ ldc 7, cr15, [r8], {189} @ 0xbd │ │ │ │ eoreq r2, r5, r6, lsr r3 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ eoreq r2, r5, r2, lsr r3 │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ - andseq r1, r8, ip, ror #29 │ │ │ │ + andseq r1, r8, r8, ror #29 │ │ │ │ eoreq r2, r5, sl, asr #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febaf024 <__bss_end__@@Base+0xfe8a9870> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi a9bdcc <__bss_end__@@Base+0x796618> │ │ │ │ blmi ac403c <__bss_end__@@Base+0x7be888> │ │ │ │ ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ @@ -67325,15 +67325,15 @@ │ │ │ │ @ instruction: 0xf095447a │ │ │ │ qadd16mi pc, r0, r1 @ │ │ │ │ stc2 0, cr15, [sl], #564 @ 0x234 │ │ │ │ ldclt 0, cr2, [r0, #-4] │ │ │ │ eoreq r2, r5, r0, ror #1 │ │ │ │ andeq r0, r0, ip, ror #16 │ │ │ │ andseq r0, r7, r2, lsl #19 │ │ │ │ - andseq r7, r8, sl, lsl lr │ │ │ │ + andseq r7, r8, r6, lsl lr │ │ │ │ @ instruction: 0xfffffedf │ │ │ │ @ instruction: 0xfffffd43 │ │ │ │ @ instruction: 0x001755bc │ │ │ │ @ instruction: 0xfffffdd9 │ │ │ │ @ instruction: 0xfffffc51 │ │ │ │ andseq r5, r7, r2, lsr #12 │ │ │ │ @ instruction: 0xfffffaa3 │ │ │ │ @@ -68477,15 +68477,15 @@ │ │ │ │ blx fec1551a <__bss_end__@@Base+0xfe90fd66> │ │ │ │ ldclt 0, cr2, [r0, #-4] │ │ │ │ strhteq r1, [r5], -r8 │ │ │ │ andeq r0, r0, ip, ror #16 │ │ │ │ andseq pc, r6, r8, asr sl @ │ │ │ │ andseq r2, r7, r8, lsl #31 │ │ │ │ @ instruction: 0xfffff4e3 │ │ │ │ - andseq r6, r8, r6, lsr #30 │ │ │ │ + andseq r6, r8, r2, lsr #30 │ │ │ │ @ instruction: 0xfffff5bd │ │ │ │ andseq r4, r7, r0, lsl #7 │ │ │ │ @ instruction: 0xfffff5e3 │ │ │ │ andseq r4, r7, lr, asr r3 │ │ │ │ @ instruction: 0xfffff5b5 │ │ │ │ andseq r4, r7, r0, lsr r6 │ │ │ │ @ instruction: 0xfffff587 │ │ │ │ @@ -68503,26 +68503,26 @@ │ │ │ │ @ instruction: 0xfffff6b1 │ │ │ │ andseq r4, r7, sl, lsr r5 │ │ │ │ @ instruction: 0xfffffd6b │ │ │ │ @ instruction: 0xfffffbc7 │ │ │ │ andseq r4, r7, r8, lsl #10 │ │ │ │ @ instruction: 0xfffff7a9 │ │ │ │ @ instruction: 0xfffff6e9 │ │ │ │ - andseq sp, r8, sl, lsr #6 │ │ │ │ + andseq sp, r8, r6, lsr #6 │ │ │ │ @ instruction: 0xfffffb13 │ │ │ │ @ instruction: 0xfffffb8f │ │ │ │ mulseq r7, r4, r4 │ │ │ │ @ instruction: 0xfffffba1 │ │ │ │ @ instruction: 0xfffffbd9 │ │ │ │ - andseq r0, r8, lr, asr #5 │ │ │ │ + andseq r0, r8, sl, asr #5 │ │ │ │ @ instruction: 0xfffff7b7 │ │ │ │ @ instruction: 0xfffff35f │ │ │ │ mulseq r7, ip, r3 │ │ │ │ @ instruction: 0xfffffa15 │ │ │ │ - andseq pc, r7, r8, lsr r9 @ │ │ │ │ + andseq pc, r7, r4, lsr r9 @ │ │ │ │ @ instruction: 0xfffff9a1 │ │ │ │ @ instruction: 0xfffff117 │ │ │ │ @ instruction: 0xfffff097 │ │ │ │ andseq lr, r6, r0, ror #30 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febb05b0 <__bss_end__@@Base+0xfe8aadfc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @@ -68981,15 +68981,15 @@ │ │ │ │ @ instruction: 0xf134e7dd │ │ │ │ @ instruction: 0xe7e8fe71 │ │ │ │ ldc 7, cr15, [r2, #748]! @ 0x2ec │ │ │ │ eoreq r0, r5, sl, ror #12 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ eoreq r0, r5, r6, ror #12 │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ - andseq r0, r8, r0, lsr #4 │ │ │ │ + andseq r0, r8, ip, lsl r2 │ │ │ │ strdeq r0, [r5], -lr @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febb0cf0 <__bss_end__@@Base+0xfe8ab53c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi a5da78 <__bss_end__@@Base+0x7582c4> │ │ │ │ blmi a85d10 <__bss_end__@@Base+0x78055c> │ │ │ │ ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ @@ -69031,15 +69031,15 @@ │ │ │ │ @ instruction: 0xf134e7dd │ │ │ │ strb pc, [r8, sp, lsl #28]! @ │ │ │ │ stcl 7, cr15, [lr, #-748] @ 0xfffffd14 │ │ │ │ eoreq r0, r5, r2, lsr #11 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ mlaeq r5, lr, r5, r0 │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ - andseq r0, r8, r8, asr r1 │ │ │ │ + andseq r0, r8, r4, asr r1 │ │ │ │ eoreq r0, r5, r6, lsr r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febb0db8 <__bss_end__@@Base+0xfe8ab604> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi a9db60 <__bss_end__@@Base+0x7983ac> │ │ │ │ blmi ac5dd0 <__bss_end__@@Base+0x7c061c> │ │ │ │ ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ @@ -69520,15 +69520,15 @@ │ │ │ │ stc2l 0, cr15, [ip, #588]! @ 0x24c │ │ │ │ @ instruction: 0xf08b4620 │ │ │ │ andcs pc, r1, r5, lsl #23 │ │ │ │ svclt 0x0000bd10 │ │ │ │ eoreq r0, r5, ip, lsr #32 │ │ │ │ andeq r0, r0, ip, ror #16 │ │ │ │ andseq lr, r6, lr, asr #17 │ │ │ │ - andseq ip, r8, lr, lsl #8 │ │ │ │ + andseq ip, r8, sl, lsl #8 │ │ │ │ @ instruction: 0xfffffd4f │ │ │ │ @ instruction: 0xfffff5d7 │ │ │ │ andseq r3, r7, r4, lsl #11 │ │ │ │ @ instruction: 0xfffffdd9 │ │ │ │ @ instruction: 0xfffff64d │ │ │ │ mulseq r7, lr, r4 │ │ │ │ @ instruction: 0xfffffe63 │ │ │ │ @@ -72127,24 +72127,24 @@ │ │ │ │ ldclt 0, cr2, [r0, #-4] │ │ │ │ eoreq sp, r4, r0, ror #12 │ │ │ │ andeq r0, r0, ip, ror #16 │ │ │ │ andseq fp, r6, r2, lsl #30 │ │ │ │ andseq r0, r7, r6, lsl #14 │ │ │ │ @ instruction: 0xfffffe17 │ │ │ │ @ instruction: 0xfffffd57 │ │ │ │ - andseq r3, r8, ip, asr r3 │ │ │ │ + andseq r3, r8, r8, asr r3 │ │ │ │ @ instruction: 0xfffff975 │ │ │ │ @ instruction: 0xfffffb6d │ │ │ │ @ instruction: 0x00170bf6 │ │ │ │ @ instruction: 0xfffffa9f │ │ │ │ @ instruction: 0xfffffa37 │ │ │ │ andseq r0, r7, r4, ror #22 │ │ │ │ @ instruction: 0xfffffe25 │ │ │ │ @ instruction: 0xfffffb35 │ │ │ │ - andseq r3, r8, sl, asr #5 │ │ │ │ + andseq r3, r8, r6, asr #5 │ │ │ │ @ instruction: 0xfffff8ff │ │ │ │ @ instruction: 0xfffffbab │ │ │ │ @ instruction: 0xfffff837 │ │ │ │ @ instruction: 0xfffff7b7 │ │ │ │ andseq fp, r6, ip, asr r6 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febb3e4c <__bss_end__@@Base+0xfe8ae698> │ │ │ │ @@ -72334,15 +72334,15 @@ │ │ │ │ @ instruction: 0xf090447a │ │ │ │ strtmi pc, [r0], -pc, ror #31 │ │ │ │ stc2 0, cr15, [r8, #544] @ 0x220 │ │ │ │ ldclt 0, cr2, [r0, #-4] │ │ │ │ eoreq sp, r4, r0, lsr #4 │ │ │ │ andeq r0, r0, ip, ror #16 │ │ │ │ andseq fp, r6, r2, asr #21 │ │ │ │ - andseq sp, r7, r6, asr #6 │ │ │ │ + andseq sp, r7, r2, asr #6 │ │ │ │ @ instruction: 0xfffffe2b │ │ │ │ @ instruction: 0xfffffee7 │ │ │ │ @ instruction: 0xfffffda7 │ │ │ │ @ instruction: 0xfffffd27 │ │ │ │ andseq fp, r6, r4, lsl r3 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febb4164 <__bss_end__@@Base+0xfe8ae9b0> │ │ │ │ @@ -73016,15 +73016,15 @@ │ │ │ │ @ instruction: 0xf130e7dd │ │ │ │ strb pc, [r8, fp, ror #29]! @ │ │ │ │ mcr 7, 1, pc, cr12, cr7, {5} @ │ │ │ │ eoreq ip, r4, lr, asr r7 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ eoreq ip, r4, sl, asr r7 │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ - andseq ip, r7, r4, lsl r3 │ │ │ │ + andseq ip, r7, r0, lsl r3 │ │ │ │ strdeq ip, [r4], -r2 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febb4bfc <__bss_end__@@Base+0xfe8af448> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi a61984 <__bss_end__@@Base+0x75c1d0> │ │ │ │ blmi a89c1c <__bss_end__@@Base+0x784468> │ │ │ │ ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ @@ -73066,15 +73066,15 @@ │ │ │ │ @ instruction: 0xf130e7dd │ │ │ │ strb pc, [r8, r7, lsl #29]! @ │ │ │ │ stcl 7, cr15, [r8, #732] @ 0x2dc │ │ │ │ mlaeq r4, r6, r6, ip │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ mlaeq r4, r2, r6, ip │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ - andseq ip, r7, ip, asr #4 │ │ │ │ + andseq ip, r7, r8, asr #4 │ │ │ │ eoreq ip, r4, sl, lsr #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febb4cc4 <__bss_end__@@Base+0xfe8af510> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi aa1a6c <__bss_end__@@Base+0x79c2b8> │ │ │ │ blmi ac9cdc <__bss_end__@@Base+0x7c4528> │ │ │ │ ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ @@ -73849,30 +73849,30 @@ │ │ │ │ @ instruction: 0xffffee7f │ │ │ │ andseq pc, r6, ip, lsl #6 │ │ │ │ @ instruction: 0xfffff7f3 │ │ │ │ @ instruction: 0xfffff385 │ │ │ │ @ instruction: 0x0016f3f6 │ │ │ │ @ instruction: 0xffffecff │ │ │ │ @ instruction: 0xffffefef │ │ │ │ - andseq r8, r8, r0, lsl #3 │ │ │ │ + andseq r8, r8, ip, ror r1 │ │ │ │ @ instruction: 0xfffff83d │ │ │ │ @ instruction: 0xfffff255 │ │ │ │ andseq pc, r6, r2, lsl #7 │ │ │ │ @ instruction: 0xffffefc3 │ │ │ │ @ instruction: 0xfffffe33 │ │ │ │ andseq pc, r6, ip, asr #6 │ │ │ │ @ instruction: 0xffffeda9 │ │ │ │ @ instruction: 0xffffede1 │ │ │ │ andseq pc, r6, sl, lsl r3 @ │ │ │ │ @ instruction: 0xffffedf3 │ │ │ │ @ instruction: 0xffffee2b │ │ │ │ - andseq r1, r8, r8, lsl #20 │ │ │ │ + andseq r1, r8, r4, lsl #20 │ │ │ │ @ instruction: 0xfffffbf5 │ │ │ │ @ instruction: 0xffffeff5 │ │ │ │ - @ instruction: 0x00181bbe │ │ │ │ + @ instruction: 0x00181bba │ │ │ │ @ instruction: 0xfffffc7f │ │ │ │ @ instruction: 0xffffef03 │ │ │ │ @ instruction: 0x0016f1f0 │ │ │ │ @ instruction: 0xffffedc1 │ │ │ │ @ instruction: 0x0016f1d0 │ │ │ │ @ instruction: 0xffffedd5 │ │ │ │ andseq lr, r6, r0, ror ip │ │ │ │ @@ -74626,15 +74626,15 @@ │ │ │ │ @ instruction: 0xf12fe7dd │ │ │ │ ubfx pc, r7, #20, #9 │ │ │ │ ldmib r8, {r1, r2, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ eoreq sl, r4, r6, lsr lr │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ eoreq sl, r4, r2, lsr lr │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ - andseq sl, r7, ip, ror #19 │ │ │ │ + andseq sl, r7, r8, ror #19 │ │ │ │ eoreq sl, r4, sl, asr #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febb6524 <__bss_end__@@Base+0xfe8b0d70> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi aa32cc <__bss_end__@@Base+0x79db18> │ │ │ │ blmi acb53c <__bss_end__@@Base+0x7c5d88> │ │ │ │ ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ @@ -75480,29 +75480,29 @@ │ │ │ │ @ instruction: 0xfffffca3 │ │ │ │ @ instruction: 0x0016dadc │ │ │ │ @ instruction: 0xfffff909 │ │ │ │ @ instruction: 0xfffff3c1 │ │ │ │ andseq sp, r6, r6, lsr #21 │ │ │ │ @ instruction: 0xfffff0d7 │ │ │ │ @ instruction: 0xfffff06f │ │ │ │ - andseq r0, r8, r0, ror #2 │ │ │ │ + andseq r0, r8, ip, asr r1 │ │ │ │ @ instruction: 0xffffefa1 │ │ │ │ @ instruction: 0xffffef3d │ │ │ │ - andseq r0, r8, r6, lsl r3 │ │ │ │ + andseq r0, r8, r2, lsl r3 │ │ │ │ @ instruction: 0xffffee6f │ │ │ │ @ instruction: 0xffffee0b │ │ │ │ @ instruction: 0x0016d9f4 │ │ │ │ @ instruction: 0xfffffaad │ │ │ │ @ instruction: 0x0016d9d4 │ │ │ │ @ instruction: 0xfffffc15 │ │ │ │ andseq ip, r6, r0, ror #5 │ │ │ │ @ instruction: 0xfffffc29 │ │ │ │ andseq sp, r6, r4, lsl #19 │ │ │ │ @ instruction: 0xfffff9d9 │ │ │ │ - andseq r6, r8, r4, lsr #13 │ │ │ │ + andseq r6, r8, r0, lsr #13 │ │ │ │ @ instruction: 0xffffec51 │ │ │ │ @ instruction: 0xfffff2bd │ │ │ │ andseq sp, r6, r2, lsr #18 │ │ │ │ @ instruction: 0xfffff9f3 │ │ │ │ @ instruction: 0xfffffa2b │ │ │ │ andseq sp, r6, ip, ror #5 │ │ │ │ @ instruction: 0xfffff47d │ │ │ │ @@ -76184,15 +76184,15 @@ │ │ │ │ stc2 0, cr15, [lr, #528]! @ 0x210 │ │ │ │ andlt r2, r5, r0 │ │ │ │ tstcs r1, r0, lsr sp │ │ │ │ @ instruction: 0xf0824620 │ │ │ │ @ instruction: 0xe7e4ff39 │ │ │ │ eoreq r9, r4, r4, asr #11 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - andseq r9, r7, r8, lsr #8 │ │ │ │ + andseq r9, r7, r4, lsr #8 │ │ │ │ andseq ip, r6, r0, lsl #25 │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febb7d80 <__bss_end__@@Base+0xfe8b25cc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [r3, #-896]! @ 0xfffffc80 │ │ │ │ strmi fp, [r4], -r5, lsl #1 │ │ │ │ @@ -76228,15 +76228,15 @@ │ │ │ │ ldc2l 0, cr15, [r6, #-528] @ 0xfffffdf0 │ │ │ │ andlt r2, r5, r0 │ │ │ │ tstcs r1, r0, lsr sp │ │ │ │ @ instruction: 0xf0824620 │ │ │ │ strb pc, [r4, r1, ror #29]! @ │ │ │ │ eoreq r9, r4, r4, lsl r5 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - andseq r9, r7, r8, ror r3 │ │ │ │ + andseq r9, r7, r4, ror r3 │ │ │ │ @ instruction: 0x0016cbd0 │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febb7e30 <__bss_end__@@Base+0xfe8b267c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 964bb8 <__bss_end__@@Base+0x65f404> │ │ │ │ blmi 98ce50 <__bss_end__@@Base+0x68769c> │ │ │ │ @@ -76594,15 +76594,15 @@ │ │ │ │ @ instruction: 0xf12de7dd │ │ │ │ @ instruction: 0xe7e8faf7 │ │ │ │ b e9f094 <__bss_end__@@Base+0xb998e0> │ │ │ │ eoreq r8, r4, r6, ror pc │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ eoreq r8, r4, r2, ror pc │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ - andseq r8, r7, ip, lsr #22 │ │ │ │ + andseq r8, r7, r8, lsr #22 │ │ │ │ eoreq r8, r4, sl, lsl #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febb83e4 <__bss_end__@@Base+0xfe8b2c30> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi aa518c <__bss_end__@@Base+0x79f9d8> │ │ │ │ blmi acd3fc <__bss_end__@@Base+0x7c7c48> │ │ │ │ ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ @@ -79026,24 +79026,24 @@ │ │ │ │ @ instruction: 0xffffee33 │ │ │ │ @ instruction: 0x0016a7d6 │ │ │ │ @ instruction: 0xfffffb01 │ │ │ │ @ instruction: 0xfffffb37 │ │ │ │ andseq sl, r6, r6, lsr ip │ │ │ │ @ instruction: 0xffffdc31 │ │ │ │ @ instruction: 0xffffdbc7 │ │ │ │ - @ instruction: 0x001737be │ │ │ │ + @ instruction: 0x001737ba │ │ │ │ @ instruction: 0xffffdaf5 │ │ │ │ @ instruction: 0xffffda8b │ │ │ │ @ instruction: 0x0016abbe │ │ │ │ @ instruction: 0xfffffabd │ │ │ │ @ instruction: 0xfffffaf3 │ │ │ │ @ instruction: 0x0016a6d2 │ │ │ │ @ instruction: 0xffffd975 │ │ │ │ @ instruction: 0xffffd90b │ │ │ │ - andseq r2, r8, r6, lsl r6 │ │ │ │ + andseq r2, r8, r2, lsl r6 │ │ │ │ @ instruction: 0xfffffabd │ │ │ │ andseq r9, r6, lr, lsl #1 │ │ │ │ @ instruction: 0xfffffacd │ │ │ │ andseq sl, r6, r2, lsr r6 │ │ │ │ @ instruction: 0xfffffadd │ │ │ │ @ instruction: 0xfffffb13 │ │ │ │ @ instruction: 0x0016a5fa │ │ │ │ @@ -79054,15 +79054,15 @@ │ │ │ │ @ instruction: 0xffffeedb │ │ │ │ andseq sl, r6, sl, lsl #11 │ │ │ │ @ instruction: 0xffffeee9 │ │ │ │ @ instruction: 0xffffef1f │ │ │ │ andseq sl, r6, r6, asr r5 │ │ │ │ @ instruction: 0xffffef2d │ │ │ │ @ instruction: 0xffffef63 │ │ │ │ - @ instruction: 0x0017d1ba │ │ │ │ + @ instruction: 0x0017d1b6 │ │ │ │ @ instruction: 0xffffef71 │ │ │ │ @ instruction: 0xffffefa7 │ │ │ │ andseq sl, r6, lr, lsr r9 │ │ │ │ @ instruction: 0xffffefb5 │ │ │ │ @ instruction: 0xffffefeb │ │ │ │ andseq sl, r6, sl, lsl #18 │ │ │ │ @ instruction: 0xffffeff9 │ │ │ │ @@ -79080,15 +79080,15 @@ │ │ │ │ @ instruction: 0xffffeb33 │ │ │ │ andseq sl, r6, lr, ror #15 │ │ │ │ @ instruction: 0xffffeb41 │ │ │ │ @ instruction: 0xffffe9df │ │ │ │ @ instruction: 0x0016a7b6 │ │ │ │ @ instruction: 0xffffe9ed │ │ │ │ @ instruction: 0xffffe957 │ │ │ │ - @ instruction: 0x001833f2 │ │ │ │ + andseq r3, r8, lr, ror #7 │ │ │ │ @ instruction: 0xffffd309 │ │ │ │ @ instruction: 0xffffdd5f │ │ │ │ andseq sl, r6, sl, lsr r7 │ │ │ │ @ instruction: 0xfffff3c1 │ │ │ │ @ instruction: 0xfffff4c3 │ │ │ │ @ instruction: 0x0016a6fe │ │ │ │ @ instruction: 0xfffff4d1 │ │ │ │ @@ -79104,36 +79104,36 @@ │ │ │ │ @ instruction: 0xffffcfbb │ │ │ │ andseq sl, r6, r6, ror #6 │ │ │ │ @ instruction: 0xffffe4e5 │ │ │ │ @ instruction: 0xffffdc7b │ │ │ │ andseq sl, r6, lr, asr #11 │ │ │ │ @ instruction: 0xfffff26d │ │ │ │ @ instruction: 0xffffe5e3 │ │ │ │ - andseq r3, r7, sl, lsl r0 │ │ │ │ + andseq r3, r7, r6, lsl r0 │ │ │ │ @ instruction: 0xffffdfad │ │ │ │ @ instruction: 0xfffff2a3 │ │ │ │ andseq sl, r6, lr, asr #10 │ │ │ │ @ instruction: 0xffffdea1 │ │ │ │ @ instruction: 0xffffdc63 │ │ │ │ - andseq r3, r8, r2, ror #3 │ │ │ │ + @ instruction: 0x001831de │ │ │ │ @ instruction: 0xffffdfed │ │ │ │ @ instruction: 0xffffdd87 │ │ │ │ @ instruction: 0x0016a4d6 │ │ │ │ @ instruction: 0xfffff1a1 │ │ │ │ @ instruction: 0xfffff083 │ │ │ │ mulseq r6, lr, r4 │ │ │ │ @ instruction: 0xfffff091 │ │ │ │ @ instruction: 0xffffebff │ │ │ │ andseq sl, r6, sl, ror #8 │ │ │ │ @ instruction: 0xffffec0d │ │ │ │ @ instruction: 0xffffec43 │ │ │ │ andseq sl, r6, r2, lsr r4 │ │ │ │ @ instruction: 0xffffec51 │ │ │ │ @ instruction: 0xffffed97 │ │ │ │ - andseq ip, r7, r6, ror r9 │ │ │ │ + andseq ip, r7, r2, ror r9 │ │ │ │ @ instruction: 0xffffeda5 │ │ │ │ @ instruction: 0xffffeddb │ │ │ │ andseq r9, r6, sl, lsl #29 │ │ │ │ @ instruction: 0xffffede9 │ │ │ │ andseq r9, r6, r6, ror #28 │ │ │ │ @ instruction: 0xffffedf9 │ │ │ │ andseq r9, r6, lr, lsr lr │ │ │ │ @@ -79776,23 +79776,23 @@ │ │ │ │ @ instruction: 0xfffffb4d │ │ │ │ andseq r9, r6, r2, lsr #16 │ │ │ │ @ instruction: 0xfffffb5f │ │ │ │ @ instruction: 0xfffffb97 │ │ │ │ andseq r9, r6, r0, lsr #4 │ │ │ │ @ instruction: 0xfffffba9 │ │ │ │ @ instruction: 0xfffffbe1 │ │ │ │ - andseq r1, r8, sl, ror #2 │ │ │ │ + andseq r1, r8, r6, ror #2 │ │ │ │ @ instruction: 0xfffffbf3 │ │ │ │ andseq r9, r6, r2, lsl #15 │ │ │ │ @ instruction: 0xfffffc07 │ │ │ │ @ instruction: 0xfffffc3f │ │ │ │ - andseq r2, r8, r8, ror #5 │ │ │ │ + andseq r2, r8, r4, ror #5 │ │ │ │ @ instruction: 0xfffffc51 │ │ │ │ @ instruction: 0xfffffc89 │ │ │ │ - ldrsheq r2, [r7], -r2 @ │ │ │ │ + andseq r2, r7, lr, ror #1 │ │ │ │ @ instruction: 0xfffffc9b │ │ │ │ andseq r9, r6, r2, asr r1 │ │ │ │ @ instruction: 0xfffffcaf │ │ │ │ andseq r9, r6, r2, lsr r1 │ │ │ │ @ instruction: 0xfffffcc3 │ │ │ │ andseq r9, r6, lr, lsl #2 │ │ │ │ @ instruction: 0xfffffcd7 │ │ │ │ @@ -80047,15 +80047,15 @@ │ │ │ │ @ instruction: 0xf089447a │ │ │ │ strtmi pc, [r0], -sp, lsr #23 │ │ │ │ @ instruction: 0xf946f081 │ │ │ │ ldclt 0, cr2, [r0, #-4] │ │ │ │ strdeq r5, [r4], -ip @ │ │ │ │ andeq r0, r0, ip, ror #16 │ │ │ │ mulseq r6, lr, r2 │ │ │ │ - @ instruction: 0x00180bf2 │ │ │ │ + andseq r0, r8, lr, ror #23 │ │ │ │ @ instruction: 0xfffffda3 │ │ │ │ andseq r9, r6, r2, lsl r2 │ │ │ │ @ instruction: 0xfffffdb7 │ │ │ │ @ instruction: 0xfffffe73 │ │ │ │ @ instruction: 0x001691dc │ │ │ │ @ instruction: 0xfffffef5 │ │ │ │ @ instruction: 0xfffffcbf │ │ │ │ @@ -80278,15 +80278,15 @@ │ │ │ │ @ instruction: 0xf089447a │ │ │ │ @ instruction: 0x4620f9df │ │ │ │ @ instruction: 0xff78f080 │ │ │ │ ldclt 0, cr2, [r0, #-4] │ │ │ │ eoreq r5, r4, r0, lsr r6 │ │ │ │ andeq r0, r0, ip, ror #16 │ │ │ │ @ instruction: 0x00163ed2 │ │ │ │ - andseq r0, r8, r6, lsr #16 │ │ │ │ + andseq r0, r8, r2, lsr #16 │ │ │ │ @ instruction: 0xfffffde7 │ │ │ │ andseq r8, r6, r6, lsr #13 │ │ │ │ @ instruction: 0xfffffdfb │ │ │ │ @ instruction: 0xfffffeb7 │ │ │ │ @ instruction: 0xfffffd33 │ │ │ │ @ instruction: 0xfffffcb3 │ │ │ │ @ instruction: 0x001636f4 │ │ │ │ @@ -80555,18 +80555,18 @@ │ │ │ │ @ instruction: 0xffb6f088 │ │ │ │ @ instruction: 0xf0804620 │ │ │ │ andcs pc, r1, pc, asr #26 │ │ │ │ svclt 0x0000bd10 │ │ │ │ eoreq r5, r4, ip, ror #3 │ │ │ │ andeq r0, r0, ip, ror #16 │ │ │ │ andseq r3, r6, lr, lsl #21 │ │ │ │ - andseq r1, r8, r6, ror #12 │ │ │ │ + andseq r1, r8, r2, ror #12 │ │ │ │ @ instruction: 0xfffffe57 │ │ │ │ @ instruction: 0xfffffdf3 │ │ │ │ - @ instruction: 0x001713d8 │ │ │ │ + @ instruction: 0x001713d4 │ │ │ │ @ instruction: 0xfffffcf9 │ │ │ │ @ instruction: 0xfffffea9 │ │ │ │ @ instruction: 0xfffffc75 │ │ │ │ @ instruction: 0xfffffbf5 │ │ │ │ andseq r3, r6, r2, lsr #5 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febbc1e4 <__bss_end__@@Base+0xfe8b6a30> │ │ │ │ @@ -81697,15 +81697,15 @@ │ │ │ │ cdp2 0, 12, cr15, cr10, cr7, {4} │ │ │ │ @ instruction: 0xf07f4620 │ │ │ │ andcs pc, r1, r3, ror #24 │ │ │ │ svclt 0x0000bd10 │ │ │ │ eoreq r4, r4, r4, ror #4 │ │ │ │ andeq r0, r0, ip, ror #16 │ │ │ │ andseq r2, r6, r6, lsl #22 │ │ │ │ - andseq pc, r7, r6, lsl r7 @ │ │ │ │ + andseq pc, r7, r2, lsl r7 @ │ │ │ │ @ instruction: 0xfffff9c3 │ │ │ │ @ instruction: 0xfffff903 │ │ │ │ andseq r7, r6, ip, ror r8 │ │ │ │ @ instruction: 0xfffff1c9 │ │ │ │ @ instruction: 0xfffff30d │ │ │ │ andseq r7, r6, r6, lsl #4 │ │ │ │ @ instruction: 0xfffffd2f │ │ │ │ @@ -81714,27 +81714,27 @@ │ │ │ │ @ instruction: 0xfffff2e1 │ │ │ │ @ instruction: 0x00165bb0 │ │ │ │ @ instruction: 0xfffff161 │ │ │ │ @ instruction: 0xfffff495 │ │ │ │ andseq r7, r6, r6, ror #2 │ │ │ │ @ instruction: 0xfffff963 │ │ │ │ @ instruction: 0xfffff50b │ │ │ │ - andseq r0, r7, r8, lsr #6 │ │ │ │ + andseq r0, r7, r4, lsr #6 │ │ │ │ @ instruction: 0xfffffd0d │ │ │ │ @ instruction: 0xfffff365 │ │ │ │ andseq r7, r6, lr, lsl #14 │ │ │ │ @ instruction: 0xfffff23b │ │ │ │ @ instruction: 0xfffffd8b │ │ │ │ andseq r7, r6, r0, asr #1 │ │ │ │ @ instruction: 0xfffffb01 │ │ │ │ @ instruction: 0xfffff505 │ │ │ │ andseq r7, r6, sl, lsl #1 │ │ │ │ @ instruction: 0xfffff933 │ │ │ │ @ instruction: 0xfffff57b │ │ │ │ - andseq r3, r7, r8, lsl #8 │ │ │ │ + andseq r3, r7, r4, lsl #8 │ │ │ │ @ instruction: 0xfffff9bd │ │ │ │ @ instruction: 0xfffff5f1 │ │ │ │ andseq r7, r6, lr, lsl r8 │ │ │ │ @ instruction: 0xfffff077 │ │ │ │ @ instruction: 0xffffeef5 │ │ │ │ @ instruction: 0xffffee75 │ │ │ │ andseq r2, r6, sl, asr #1 │ │ │ │ @@ -81955,15 +81955,15 @@ │ │ │ │ @ instruction: 0xf087447a │ │ │ │ strtmi pc, [r0], -r5, asr #25 │ │ │ │ blx 1822784 <__bss_end__@@Base+0x151cfd0> │ │ │ │ ldclt 0, cr2, [r0, #-4] │ │ │ │ strdeq r3, [r4], -ip @ │ │ │ │ andeq r0, r0, ip, ror #16 │ │ │ │ mulseq r6, lr, r4 │ │ │ │ - @ instruction: 0x0017ffde │ │ │ │ + @ instruction: 0x0017ffda │ │ │ │ @ instruction: 0xfffffe2b │ │ │ │ @ instruction: 0xfffffee7 │ │ │ │ andseq r7, r6, ip, lsl r4 │ │ │ │ @ instruction: 0xfffffda9 │ │ │ │ @ instruction: 0xfffffd33 │ │ │ │ @ instruction: 0xfffffcb3 │ │ │ │ andseq r1, r6, r0, asr #25 │ │ │ │ @@ -82801,15 +82801,15 @@ │ │ │ │ @ instruction: 0xfffff845 │ │ │ │ andseq r5, r6, r6, ror #12 │ │ │ │ @ instruction: 0xfffff857 │ │ │ │ @ instruction: 0xfffff88f │ │ │ │ andseq r4, r6, r0, lsr #18 │ │ │ │ @ instruction: 0xfffff8a1 │ │ │ │ @ instruction: 0xfffff8d9 │ │ │ │ - andseq r9, r7, sl, lsl #1 │ │ │ │ + andseq r9, r7, r6, lsl #1 │ │ │ │ @ instruction: 0xfffff8eb │ │ │ │ @ instruction: 0xfffff923 │ │ │ │ @ instruction: 0x001661bc │ │ │ │ @ instruction: 0xfffff935 │ │ │ │ @ instruction: 0xfffff96d │ │ │ │ andseq r6, r6, r2, lsr r9 │ │ │ │ @ instruction: 0xfffff97f │ │ │ │ @@ -82822,15 +82822,15 @@ │ │ │ │ @ instruction: 0xfffffa4b │ │ │ │ mulseq r6, ip, r8 │ │ │ │ @ instruction: 0xfffffa5d │ │ │ │ @ instruction: 0xfffffa95 │ │ │ │ andseq r6, r6, lr, lsl #1 │ │ │ │ @ instruction: 0xfffffaa7 │ │ │ │ @ instruction: 0xfffffadf │ │ │ │ - andseq r8, r7, r4, ror #25 │ │ │ │ + andseq r8, r7, r0, ror #25 │ │ │ │ @ instruction: 0xfffffaf1 │ │ │ │ @ instruction: 0xfffffb29 │ │ │ │ andseq r6, r6, lr, ror #15 │ │ │ │ @ instruction: 0xfffffb3b │ │ │ │ @ instruction: 0xfffffb73 │ │ │ │ @ instruction: 0x001667bc │ │ │ │ @ instruction: 0xfffffb85 │ │ │ │ @@ -82984,18 +82984,18 @@ │ │ │ │ @ instruction: 0xf08e4620 │ │ │ │ @ instruction: 0xe7adfeb3 │ │ │ │ strtmi r2, [r0], -r2, lsl #2 │ │ │ │ cdp2 0, 10, cr15, cr14, cr14, {4} │ │ │ │ svclt 0x0000e7a8 │ │ │ │ ldrdeq r2, [r4], -r4 @ │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ - andseq r2, r7, lr, asr r7 │ │ │ │ + andseq r2, r7, sl, asr r7 │ │ │ │ andeq r0, r0, r0, lsr #16 │ │ │ │ andseq r6, r6, ip, lsr r4 │ │ │ │ - andseq r2, r7, r4, lsr #14 │ │ │ │ + andseq r2, r7, r0, lsr #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febbe7c4 <__bss_end__@@Base+0xfe8b9010> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [r3, #-896]! @ 0xfffffc80 │ │ │ │ strmi fp, [r4], -r5, lsl #1 │ │ │ │ blx a237b0 <__bss_end__@@Base+0x71dffc> │ │ │ │ stmdacs r0, {r0, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ @@ -83079,15 +83079,15 @@ │ │ │ │ stmdavs r4!, {r0, r2, r8} │ │ │ │ @ instruction: 0xf07b9400 │ │ │ │ andcs pc, r0, r1, lsl #21 │ │ │ │ ldclt 0, cr11, [r0, #-20]! @ 0xffffffec │ │ │ │ eoreq r2, r4, r0, lsr #20 │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - andseq ip, r7, r6, lsr sp │ │ │ │ + andseq ip, r7, r2, lsr sp │ │ │ │ @ instruction: 0x001662be │ │ │ │ andeq r0, r0, r0, lsr #16 │ │ │ │ mulseq r6, r8, r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl febbe940 <__bss_end__@@Base+0xfe8b918c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [fp, #-960] @ 0xfffffc40 │ │ │ │ @@ -84496,15 +84496,15 @@ │ │ │ │ @ instruction: 0xfffff0f5 │ │ │ │ andseq r5, r6, r6, lsr #13 │ │ │ │ @ instruction: 0xfffff0c3 │ │ │ │ @ instruction: 0x00163afc │ │ │ │ @ instruction: 0xfffff091 │ │ │ │ mulseq r6, lr, r5 │ │ │ │ @ instruction: 0xfffff05f │ │ │ │ - @ instruction: 0x00170dd4 │ │ │ │ + @ instruction: 0x00170dd0 │ │ │ │ @ instruction: 0xffffef83 │ │ │ │ andseq r5, r6, r8, lsl r1 │ │ │ │ @ instruction: 0xfffff2bf │ │ │ │ @ instruction: 0xfffff2f5 │ │ │ │ andseq r5, r6, r0, lsl #10 │ │ │ │ @ instruction: 0xfffff303 │ │ │ │ @ instruction: 0xfffff339 │ │ │ │ @@ -84839,18 +84839,18 @@ │ │ │ │ @ instruction: 0xf084447a │ │ │ │ @ instruction: 0x4620fe3d │ │ │ │ blx ff62548a <__bss_end__@@Base+0xff31fcd6> │ │ │ │ ldclt 0, cr2, [r0, #-4] │ │ │ │ eoreq r0, r4, r8, lsr pc │ │ │ │ andeq r0, r0, ip, ror #16 │ │ │ │ @ instruction: 0x0015f7da │ │ │ │ - andseq sp, r6, r2, ror #2 │ │ │ │ + andseq sp, r6, lr, asr r1 │ │ │ │ @ instruction: 0xfffffd9f │ │ │ │ @ instruction: 0xffffff13 │ │ │ │ - andseq pc, r6, r4, lsr sl @ │ │ │ │ + andseq pc, r6, r0, lsr sl @ │ │ │ │ @ instruction: 0xffffff25 │ │ │ │ @ instruction: 0xfffffe91 │ │ │ │ mulseq r6, lr, r2 │ │ │ │ @ instruction: 0xfffffdc3 │ │ │ │ @ instruction: 0xfffffd5b │ │ │ │ @ instruction: 0xfffffc9f │ │ │ │ @ instruction: 0xfffffc1f │ │ │ │ @@ -85308,27 +85308,27 @@ │ │ │ │ @ instruction: 0xf084447a │ │ │ │ @ instruction: 0x4620fa93 │ │ │ │ @ instruction: 0xf82cf07c │ │ │ │ ldclt 0, cr2, [r0, #-4] │ │ │ │ eoreq r0, r4, ip, lsl #18 │ │ │ │ andeq r0, r0, ip, ror #16 │ │ │ │ andseq pc, r5, lr, lsr #3 │ │ │ │ - andseq ip, r6, r6, lsr fp │ │ │ │ + andseq ip, r6, r2, lsr fp │ │ │ │ @ instruction: 0xfffffbab │ │ │ │ @ instruction: 0xfffffc27 │ │ │ │ - andseq pc, r6, r8, lsl #8 │ │ │ │ + andseq pc, r6, r4, lsl #8 │ │ │ │ @ instruction: 0xfffffc39 │ │ │ │ @ instruction: 0xfffffc71 │ │ │ │ - andseq lr, r6, r6, asr r3 │ │ │ │ + andseq lr, r6, r2, asr r3 │ │ │ │ @ instruction: 0xfffffc83 │ │ │ │ @ instruction: 0xfffffcbb │ │ │ │ andseq r3, r6, r0, asr #21 │ │ │ │ @ instruction: 0xfffffccd │ │ │ │ @ instruction: 0xfffffd05 │ │ │ │ - andseq ip, r6, r6, ror #21 │ │ │ │ + andseq ip, r6, r2, ror #21 │ │ │ │ @ instruction: 0xfffffd17 │ │ │ │ @ instruction: 0xfffffd4f │ │ │ │ andseq r4, r6, ip, lsl #5 │ │ │ │ @ instruction: 0xfffffd61 │ │ │ │ @ instruction: 0xfffffd99 │ │ │ │ andseq r4, r6, sl, asr r2 │ │ │ │ @ instruction: 0xfffffdab │ │ │ │ @@ -85858,21 +85858,21 @@ │ │ │ │ cdp2 0, 4, cr15, cr8, cr3, {4} │ │ │ │ @ instruction: 0xf07b4620 │ │ │ │ andcs pc, r1, r1, ror #23 │ │ │ │ svclt 0x0000bd10 │ │ │ │ eoreq pc, r3, ip, lsl #31 │ │ │ │ andeq r0, r0, ip, ror #16 │ │ │ │ andseq lr, r5, lr, lsr #16 │ │ │ │ - andseq ip, r7, lr, ror #6 │ │ │ │ + andseq ip, r7, sl, ror #6 │ │ │ │ @ instruction: 0xfffffedf │ │ │ │ @ instruction: 0xfffffb27 │ │ │ │ andseq r3, r6, r0, lsr #20 │ │ │ │ @ instruction: 0xfffff979 │ │ │ │ @ instruction: 0xfffffb9d │ │ │ │ - andseq fp, r6, lr, lsl #20 │ │ │ │ + andseq fp, r6, sl, lsl #20 │ │ │ │ @ instruction: 0xfffffcd3 │ │ │ │ @ instruction: 0xfffffc13 │ │ │ │ @ instruction: 0x001639b0 │ │ │ │ @ instruction: 0xfffffd5d │ │ │ │ @ instruction: 0xfffff9b9 │ │ │ │ @ instruction: 0xfffff879 │ │ │ │ @ instruction: 0xfffff7f9 │ │ │ │ @@ -86281,24 +86281,24 @@ │ │ │ │ blx fff26b24 <__bss_end__@@Base+0xffc21370> │ │ │ │ @ instruction: 0xf07b4620 │ │ │ │ mulcs r1, r3, r8 │ │ │ │ svclt 0x0000bd10 │ │ │ │ mlaeq r3, ip, r9, pc @ │ │ │ │ andeq r0, r0, ip, ror #16 │ │ │ │ andseq lr, r5, lr, lsr r2 │ │ │ │ - andseq fp, r7, r6, lsl lr │ │ │ │ + andseq fp, r7, r2, lsl lr │ │ │ │ @ instruction: 0xfffffc33 │ │ │ │ @ instruction: 0xfffffcaf │ │ │ │ ldrheq r3, [r6], -r0 │ │ │ │ @ instruction: 0xfffffcc1 │ │ │ │ @ instruction: 0xfffffcf9 │ │ │ │ andseq r3, r6, r2, rrx │ │ │ │ @ instruction: 0xfffffd0b │ │ │ │ @ instruction: 0xfffffd43 │ │ │ │ - mulseq r7, r8, r2 │ │ │ │ + mulseq r7, r4, r2 │ │ │ │ @ instruction: 0xfffffd55 │ │ │ │ @ instruction: 0xfffffd8d │ │ │ │ andseq r3, r6, sl, lsl #7 │ │ │ │ @ instruction: 0xfffffd9f │ │ │ │ @ instruction: 0xfffffdd7 │ │ │ │ andseq r3, r6, r4, asr r3 │ │ │ │ @ instruction: 0xfffffde9 │ │ │ │ @@ -87508,15 +87508,15 @@ │ │ │ │ @ instruction: 0xf122e7dd │ │ │ │ @ instruction: 0xe7e8fdb3 │ │ │ │ ldcl 7, cr15, [r4], #676 @ 0x2a4 │ │ │ │ eoreq lr, r3, lr, ror #9 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ eoreq lr, r3, sl, ror #9 │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ - andseq lr, r6, r4, lsr #1 │ │ │ │ + andseq lr, r6, r0, lsr #1 │ │ │ │ eoreq lr, r3, r2, lsl #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febc2e6c <__bss_end__@@Base+0xfe8bd6b8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi aafc14 <__bss_end__@@Base+0x7aa460> │ │ │ │ blmi ad7e84 <__bss_end__@@Base+0x7d26d0> │ │ │ │ ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ @@ -88561,35 +88561,35 @@ │ │ │ │ @ instruction: 0xffffe90b │ │ │ │ @ instruction: 0x00160cb8 │ │ │ │ @ instruction: 0xffffe92d │ │ │ │ mulseq r6, r2, ip │ │ │ │ @ instruction: 0xffffe8fb │ │ │ │ andseq r0, r6, ip, ror #24 │ │ │ │ @ instruction: 0xffffe8c9 │ │ │ │ - andseq sp, r6, sl, asr #16 │ │ │ │ + andseq sp, r6, r6, asr #16 │ │ │ │ @ instruction: 0xfffff885 │ │ │ │ @ instruction: 0xfffff3db │ │ │ │ - andseq r9, r6, lr, asr #23 │ │ │ │ + andseq r9, r6, sl, asr #23 │ │ │ │ @ instruction: 0xfffffcf1 │ │ │ │ @ instruction: 0xffffec8f │ │ │ │ andseq r1, r6, r2, lsl #9 │ │ │ │ @ instruction: 0xffffe5a9 │ │ │ │ @ instruction: 0xffffe8ef │ │ │ │ - @ instruction: 0x00179cfe │ │ │ │ + @ instruction: 0x00179cfa │ │ │ │ @ instruction: 0xfffff949 │ │ │ │ @ instruction: 0xffffef8b │ │ │ │ andseq r0, r6, sl, lsr pc │ │ │ │ @ instruction: 0xfffff9cd │ │ │ │ @ instruction: 0xffffee93 │ │ │ │ - andseq r8, r7, sl, lsl #21 │ │ │ │ + andseq r8, r7, r6, lsl #21 │ │ │ │ @ instruction: 0xffffe875 │ │ │ │ - andseq r3, r7, r2, asr #11 │ │ │ │ + @ instruction: 0x001735be │ │ │ │ @ instruction: 0xfffffa1d │ │ │ │ @ instruction: 0xffffef83 │ │ │ │ - andseq r3, r7, r2, ror r7 │ │ │ │ + andseq r3, r7, lr, ror #14 │ │ │ │ @ instruction: 0xfffff461 │ │ │ │ @ instruction: 0xffffeff3 │ │ │ │ mulseq r6, lr, sp │ │ │ │ @ instruction: 0xffffe7fd │ │ │ │ andseq r0, r6, sl, ror sp │ │ │ │ @ instruction: 0xffffe80f │ │ │ │ andseq r0, r6, lr, lsr #20 │ │ │ │ @@ -88600,15 +88600,15 @@ │ │ │ │ @ instruction: 0xffffe84b │ │ │ │ andseq r0, r6, sl, lsl #15 │ │ │ │ @ instruction: 0xffffe46b │ │ │ │ @ instruction: 0xffffea87 │ │ │ │ andseq r0, r6, r8, asr r7 │ │ │ │ @ instruction: 0xfffffabd │ │ │ │ @ instruction: 0xffffebb1 │ │ │ │ - andseq ip, r6, sl, asr r6 │ │ │ │ + andseq ip, r6, r6, asr r6 │ │ │ │ @ instruction: 0xfffff5cf │ │ │ │ @ instruction: 0xffffeabf │ │ │ │ andseq r1, r6, ip, asr r1 │ │ │ │ @ instruction: 0xffffe315 │ │ │ │ @ instruction: 0xffffe2ad │ │ │ │ @ instruction: 0x001606b2 │ │ │ │ @ instruction: 0xffffe767 │ │ │ │ @@ -89029,15 +89029,15 @@ │ │ │ │ @ instruction: 0x0015b6ba │ │ │ │ andseq r0, r6, r6, ror #18 │ │ │ │ @ instruction: 0xfffffbb7 │ │ │ │ @ instruction: 0xffffff57 │ │ │ │ andseq lr, r5, r0, ror ip │ │ │ │ @ instruction: 0xfffffdd5 │ │ │ │ @ instruction: 0xfffffd71 │ │ │ │ - andseq r8, r6, r6, asr #31 │ │ │ │ + andseq r8, r6, r2, asr #31 │ │ │ │ @ instruction: 0xfffffc77 │ │ │ │ @ instruction: 0xfffffe27 │ │ │ │ andseq r0, r6, r0, asr #2 │ │ │ │ @ instruction: 0xfffffb9d │ │ │ │ @ instruction: 0xfffffb35 │ │ │ │ @ instruction: 0xfffffa79 │ │ │ │ @ instruction: 0xfffff9f9 │ │ │ │ @@ -89222,15 +89222,15 @@ │ │ │ │ svclt 0x0000bd10 │ │ │ │ eoreq ip, r3, ip, lsl #21 │ │ │ │ andeq r0, r0, ip, ror #16 │ │ │ │ andseq fp, r5, lr, lsr #6 │ │ │ │ @ instruction: 0x0015fcfa │ │ │ │ @ instruction: 0xfffffe97 │ │ │ │ @ instruction: 0xffffff13 │ │ │ │ - andseq fp, r6, r8, lsl #11 │ │ │ │ + andseq fp, r6, r4, lsl #11 │ │ │ │ @ instruction: 0xffffff25 │ │ │ │ @ instruction: 0xfffffe91 │ │ │ │ @ instruction: 0xfffffdd5 │ │ │ │ @ instruction: 0xfffffd55 │ │ │ │ andseq sl, r5, r2, asr #22 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febc4944 <__bss_end__@@Base+0xfe8bf190> │ │ │ │ @@ -89907,29 +89907,29 @@ │ │ │ │ svclt 0x0000bd10 │ │ │ │ eoreq ip, r3, r0, lsr r1 │ │ │ │ andeq r0, r0, ip, ror #16 │ │ │ │ @ instruction: 0x0015a9d2 │ │ │ │ mulseq r5, lr, r3 │ │ │ │ @ instruction: 0xfffffb8b │ │ │ │ @ instruction: 0xfffffb23 │ │ │ │ - andseq r7, r7, r8, ror #5 │ │ │ │ + andseq r7, r7, r4, ror #5 │ │ │ │ @ instruction: 0xfffff7f5 │ │ │ │ - @ instruction: 0x0016abfc │ │ │ │ + @ instruction: 0x0016abf8 │ │ │ │ @ instruction: 0xfffff9f9 │ │ │ │ @ instruction: 0xfffffc61 │ │ │ │ @ instruction: 0x0015fbde │ │ │ │ @ instruction: 0xfffff91f │ │ │ │ @ instruction: 0xfffff8b7 │ │ │ │ @ instruction: 0x0015fbb0 │ │ │ │ @ instruction: 0xfffff7e9 │ │ │ │ @ instruction: 0xfffff781 │ │ │ │ - andseq r8, r7, r2, lsl #9 │ │ │ │ + andseq r8, r7, lr, ror r4 │ │ │ │ @ instruction: 0xfffffc67 │ │ │ │ @ instruction: 0xfffffaf3 │ │ │ │ - andseq sl, r6, r8, lsr #27 │ │ │ │ + andseq sl, r6, r4, lsr #27 │ │ │ │ @ instruction: 0xfffffcf1 │ │ │ │ @ instruction: 0xfffffdad │ │ │ │ mulseq r5, r6, r9 │ │ │ │ @ instruction: 0xfffffdbf │ │ │ │ @ instruction: 0xfffff619 │ │ │ │ @ instruction: 0xfffff599 │ │ │ │ andseq sl, r5, lr, lsl #1 │ │ │ │ @@ -90204,19 +90204,19 @@ │ │ │ │ mrrc2 0, 7, pc, r4, cr15 @ │ │ │ │ @ instruction: 0xf0774620 │ │ │ │ andcs pc, r1, sp, ror #19 │ │ │ │ svclt 0x0000bd10 │ │ │ │ eoreq fp, r3, ip, lsl #23 │ │ │ │ andeq r0, r0, ip, ror #16 │ │ │ │ andseq ip, r5, r2, lsr #11 │ │ │ │ - mulseq r7, r6, r5 │ │ │ │ + mulseq r7, r2, r5 │ │ │ │ @ instruction: 0xfffffd81 │ │ │ │ andseq sp, r5, r4, ror r3 │ │ │ │ @ instruction: 0xfffffd93 │ │ │ │ - andseq sl, r6, r2, lsl #12 │ │ │ │ + @ instruction: 0x0016a5fe │ │ │ │ @ instruction: 0xfffffe77 │ │ │ │ @ instruction: 0xfffffeaf │ │ │ │ andseq pc, r5, ip, ror r6 @ │ │ │ │ @ instruction: 0xfffffec1 │ │ │ │ @ instruction: 0xfffffde9 │ │ │ │ @ instruction: 0xfffffc5d │ │ │ │ @ instruction: 0xfffffbdd │ │ │ │ @@ -90793,25 +90793,25 @@ │ │ │ │ andseq lr, r5, r4, asr r6 │ │ │ │ @ instruction: 0xfffffb27 │ │ │ │ andseq lr, r5, r2, lsr r6 │ │ │ │ @ instruction: 0xfffffaf9 │ │ │ │ @ instruction: 0x0015ebf8 │ │ │ │ @ instruction: 0xfffffa29 │ │ │ │ @ instruction: 0xfffffe99 │ │ │ │ - andseq r6, r7, sl, ror #10 │ │ │ │ + andseq r6, r7, r6, ror #10 │ │ │ │ @ instruction: 0xfffffb37 │ │ │ │ - andseq r7, r7, r6, lsr #14 │ │ │ │ + andseq r7, r7, r2, lsr #14 │ │ │ │ @ instruction: 0xfffffb4b │ │ │ │ @ instruction: 0xfffffb83 │ │ │ │ - andseq r7, r6, r0, lsr r5 │ │ │ │ + andseq r7, r6, ip, lsr #10 │ │ │ │ @ instruction: 0xfffffb95 │ │ │ │ andseq lr, r5, r8, ror sl │ │ │ │ @ instruction: 0xfffffba9 │ │ │ │ @ instruction: 0xfffffbe1 │ │ │ │ - andseq r7, r7, r2, lsl r7 │ │ │ │ + andseq r7, r7, lr, lsl #14 │ │ │ │ @ instruction: 0xfffffbf3 │ │ │ │ @ instruction: 0xfffffc2b │ │ │ │ andseq lr, r5, r4, lsl r5 │ │ │ │ @ instruction: 0xfffffc3d │ │ │ │ @ instruction: 0x0015e4f4 │ │ │ │ @ instruction: 0xfffffc51 │ │ │ │ @ instruction: 0x0015e4d0 │ │ │ │ @@ -91539,21 +91539,21 @@ │ │ │ │ @ instruction: 0xf9e6f07e │ │ │ │ @ instruction: 0xf0754620 │ │ │ │ andcs pc, r1, pc, ror pc @ │ │ │ │ svclt 0x0000bd10 │ │ │ │ eoreq sl, r3, r8, asr #13 │ │ │ │ andeq r0, r0, ip, ror #16 │ │ │ │ andseq r8, r5, sl, ror #30 │ │ │ │ - andseq r6, r7, sl, lsr #21 │ │ │ │ + andseq r6, r7, r6, lsr #21 │ │ │ │ @ instruction: 0xfffffedf │ │ │ │ @ instruction: 0xfffffb27 │ │ │ │ - andseq r6, r7, r4, lsl #22 │ │ │ │ + andseq r6, r7, r0, lsl #22 │ │ │ │ @ instruction: 0xfffff979 │ │ │ │ @ instruction: 0xfffffb9d │ │ │ │ - andseq r6, r6, r6, ror r8 │ │ │ │ + andseq r6, r6, r2, ror r8 │ │ │ │ @ instruction: 0xfffffcd3 │ │ │ │ @ instruction: 0xfffffc13 │ │ │ │ andseq lr, r5, r8, asr #3 │ │ │ │ @ instruction: 0xfffffd5d │ │ │ │ @ instruction: 0xfffff9b9 │ │ │ │ @ instruction: 0xfffff879 │ │ │ │ @ instruction: 0xfffff7f9 │ │ │ │ @@ -91797,15 +91797,15 @@ │ │ │ │ @ instruction: 0xf07d447a │ │ │ │ strtmi pc, [r0], -r1, ror #31 │ │ │ │ ldc2l 0, cr15, [sl, #-468]! @ 0xfffffe2c │ │ │ │ ldclt 0, cr2, [r0, #-4] │ │ │ │ eoreq sl, r3, r4, lsl #4 │ │ │ │ andeq r0, r0, ip, ror #16 │ │ │ │ andseq r8, r5, r6, lsr #21 │ │ │ │ - andseq pc, r6, r6, ror #30 │ │ │ │ + andseq pc, r6, r2, ror #30 │ │ │ │ @ instruction: 0xffffff0b │ │ │ │ @ instruction: 0xfffffea7 │ │ │ │ @ instruction: 0xfffffe2f │ │ │ │ @ instruction: 0xfffffdaf │ │ │ │ @ instruction: 0x001582f8 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febc7180 <__bss_end__@@Base+0xfe8c19cc> │ │ │ │ @@ -92042,15 +92042,15 @@ │ │ │ │ ldc2l 0, cr15, [r8, #500]! @ 0x1f4 │ │ │ │ @ instruction: 0xf0754620 │ │ │ │ mulcs r1, r1, fp │ │ │ │ svclt 0x0000bd10 │ │ │ │ ldrdeq r9, [r3], -r0 @ │ │ │ │ andeq r0, r0, ip, ror #16 │ │ │ │ andseq r8, r5, r2, ror r7 │ │ │ │ - andseq r6, r7, sl, asr #6 │ │ │ │ + andseq r6, r7, r6, asr #6 │ │ │ │ @ instruction: 0xfffffe0f │ │ │ │ @ instruction: 0xfffffe8b │ │ │ │ @ instruction: 0x0015d5d4 │ │ │ │ @ instruction: 0xfffffe9d │ │ │ │ @ instruction: 0xfffffed5 │ │ │ │ andseq sp, r5, sl, lsl sl │ │ │ │ @ instruction: 0xfffffee7 │ │ │ │ @@ -93227,30 +93227,30 @@ │ │ │ │ svclt 0x0000bd10 │ │ │ │ eoreq r8, r3, r8, ror #27 │ │ │ │ andeq r0, r0, ip, ror #16 │ │ │ │ andseq r7, r5, sl, lsl #13 │ │ │ │ @ instruction: 0x0015c2d6 │ │ │ │ @ instruction: 0xfffffbbf │ │ │ │ @ instruction: 0xfffffa4b │ │ │ │ - @ instruction: 0x00164fd4 │ │ │ │ + @ instruction: 0x00164fd0 │ │ │ │ @ instruction: 0xfffffc49 │ │ │ │ @ instruction: 0xfffffac1 │ │ │ │ andseq fp, r5, sl, lsr #27 │ │ │ │ @ instruction: 0xfffff4ef │ │ │ │ @ instruction: 0xfffff7b3 │ │ │ │ andseq ip, r5, r0, lsl #18 │ │ │ │ @ instruction: 0xfffff375 │ │ │ │ @ instruction: 0xfffff5b1 │ │ │ │ andseq ip, r5, sl, asr #17 │ │ │ │ @ instruction: 0xfffff3d7 │ │ │ │ @ instruction: 0xfffff36f │ │ │ │ andseq ip, r5, r8, lsl #6 │ │ │ │ @ instruction: 0xfffff585 │ │ │ │ @ instruction: 0xfffff5bd │ │ │ │ - andseq r7, r6, r2, asr sl │ │ │ │ + andseq r7, r6, lr, asr #20 │ │ │ │ @ instruction: 0xfffffd6b │ │ │ │ @ instruction: 0xfffff607 │ │ │ │ andseq ip, r5, r8, lsl r8 │ │ │ │ @ instruction: 0xfffff591 │ │ │ │ @ instruction: 0xfffff475 │ │ │ │ andseq ip, r5, r2, ror #15 │ │ │ │ @ instruction: 0xfffffb5f │ │ │ │ @@ -94609,19 +94609,19 @@ │ │ │ │ @ instruction: 0xf07b447a │ │ │ │ strtmi pc, [r0], -r9, ror #19 │ │ │ │ @ instruction: 0xff82f072 │ │ │ │ ldclt 0, cr2, [r0, #-4] │ │ │ │ eoreq r7, r3, r0, asr fp │ │ │ │ andeq r0, r0, ip, ror #16 │ │ │ │ @ instruction: 0x001563f0 │ │ │ │ - andseq r2, r7, sl, asr #25 │ │ │ │ + andseq r2, r7, r6, asr #25 │ │ │ │ @ instruction: 0xfffff683 │ │ │ │ andseq sl, r5, ip, lsl fp │ │ │ │ @ instruction: 0xfffff509 │ │ │ │ - andseq r1, r7, sl, ror #9 │ │ │ │ + andseq r1, r7, r6, ror #9 │ │ │ │ @ instruction: 0xfffff57f │ │ │ │ andseq r9, r5, r4, asr #5 │ │ │ │ @ instruction: 0xfffff09d │ │ │ │ andseq sl, r5, r2, lsr #25 │ │ │ │ @ instruction: 0xfffffdb3 │ │ │ │ andseq sl, r5, ip, ror ip │ │ │ │ @ instruction: 0xfffff32d │ │ │ │ @@ -94632,41 +94632,41 @@ │ │ │ │ @ instruction: 0xfffffd8d │ │ │ │ @ instruction: 0x0015abf0 │ │ │ │ @ instruction: 0xfffffd9b │ │ │ │ @ instruction: 0xfffffaa1 │ │ │ │ @ instruction: 0x0015abb8 │ │ │ │ @ instruction: 0xfffff19f │ │ │ │ @ instruction: 0xfffff135 │ │ │ │ - @ instruction: 0x00172afe │ │ │ │ + @ instruction: 0x00172afa │ │ │ │ @ instruction: 0xfffffa6f │ │ │ │ andseq fp, r5, sl, lsr r0 │ │ │ │ @ instruction: 0xfffff037 │ │ │ │ @ instruction: 0xffffefcf │ │ │ │ - andseq r3, r7, ip, ror ip │ │ │ │ + andseq r3, r7, r8, ror ip │ │ │ │ @ instruction: 0xfffff60d │ │ │ │ @ instruction: 0xfffff54d │ │ │ │ andseq sl, r5, sl, ror #31 │ │ │ │ @ instruction: 0xfffff75f │ │ │ │ @ instruction: 0xfffff797 │ │ │ │ @ instruction: 0x0015addc │ │ │ │ @ instruction: 0xfffff7a9 │ │ │ │ @ instruction: 0xfffff7e1 │ │ │ │ - andseq r3, r6, sl, lsl #20 │ │ │ │ + andseq r3, r6, r6, lsl #20 │ │ │ │ @ instruction: 0xfffff61b │ │ │ │ andseq sl, r5, lr, ror fp │ │ │ │ @ instruction: 0xfffff7c3 │ │ │ │ - andseq r6, r6, sl, asr r2 │ │ │ │ + andseq r6, r6, r6, asr r2 │ │ │ │ @ instruction: 0xfffff92b │ │ │ │ @ instruction: 0xfffff963 │ │ │ │ andseq fp, r5, ip, asr #6 │ │ │ │ @ instruction: 0xfffff7dd │ │ │ │ andseq fp, r5, r4, lsr #5 │ │ │ │ @ instruction: 0xfffff7f1 │ │ │ │ @ instruction: 0xfffff75d │ │ │ │ - andseq r3, r7, lr, asr #22 │ │ │ │ + andseq r3, r7, sl, asr #22 │ │ │ │ @ instruction: 0xffffed0f │ │ │ │ @ instruction: 0xfffff2d3 │ │ │ │ andseq sl, r5, r0, asr r9 │ │ │ │ @ instruction: 0xfffff8c9 │ │ │ │ andseq sl, r5, r0, lsr r9 │ │ │ │ @ instruction: 0xfffff8dd │ │ │ │ andseq sl, r5, ip, lsl #18 │ │ │ │ @@ -95013,15 +95013,15 @@ │ │ │ │ @ instruction: 0xfffffdc5 │ │ │ │ andseq r8, r5, r6, lsr #21 │ │ │ │ @ instruction: 0xfffffdd7 │ │ │ │ @ instruction: 0xfffffe0f │ │ │ │ andseq sl, r5, r0, lsr #10 │ │ │ │ @ instruction: 0xfffffe21 │ │ │ │ @ instruction: 0xfffffe59 │ │ │ │ - andseq r3, r6, lr, lsl r2 │ │ │ │ + andseq r3, r6, sl, lsl r2 │ │ │ │ @ instruction: 0xfffffe6b │ │ │ │ @ instruction: 0xfffffc3f │ │ │ │ @ instruction: 0xfffffb83 │ │ │ │ @ instruction: 0xfffffb03 │ │ │ │ andseq r5, r5, r8, ror #1 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febca3c0 <__bss_end__@@Base+0xfe8c4c0c> │ │ │ │ @@ -95541,15 +95541,15 @@ │ │ │ │ andseq r5, r5, sl, lsr #2 │ │ │ │ @ instruction: 0x001582be │ │ │ │ @ instruction: 0xfffffdcf │ │ │ │ @ instruction: 0xfffffd0f │ │ │ │ andseq sl, r5, ip, lsr #8 │ │ │ │ @ instruction: 0xfffffb1d │ │ │ │ @ instruction: 0xfffffe91 │ │ │ │ - andseq r2, r6, r6, lsr sl │ │ │ │ + andseq r2, r6, r2, lsr sl │ │ │ │ @ instruction: 0xfffffb23 │ │ │ │ @ instruction: 0xfffffbdf │ │ │ │ andseq sl, r5, r8, ror #7 │ │ │ │ @ instruction: 0xfffffddd │ │ │ │ @ instruction: 0xfffffe59 │ │ │ │ andseq r9, r5, r6, ror #31 │ │ │ │ @ instruction: 0xfffffe6b │ │ │ │ @@ -96473,15 +96473,15 @@ │ │ │ │ @ instruction: 0xf119e7dd │ │ │ │ strb pc, [r8, r9, lsr #31]! @ │ │ │ │ cdp 7, 14, cr15, cr10, cr0, {5} │ │ │ │ ldrdeq r5, [r3], -sl @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ ldrdeq r5, [r3], -r6 @ │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ - mulseq r6, r0, r4 │ │ │ │ + andseq r5, r6, ip, lsl #9 │ │ │ │ eoreq r5, r3, lr, ror #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febcba80 <__bss_end__@@Base+0xfe8c62cc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi ab8828 <__bss_end__@@Base+0x7b3074> │ │ │ │ blmi ae0a98 <__bss_end__@@Base+0x7db2e4> │ │ │ │ ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ @@ -97081,18 +97081,18 @@ │ │ │ │ @ instruction: 0xfffff0c9 │ │ │ │ andseq r8, r5, r0, asr r2 │ │ │ │ @ instruction: 0xfffffa05 │ │ │ │ @ instruction: 0xfffff599 │ │ │ │ @ instruction: 0x00158db2 │ │ │ │ @ instruction: 0xfffffce7 │ │ │ │ @ instruction: 0xfffff60f │ │ │ │ - andseq fp, r6, r4, lsl #1 │ │ │ │ + andseq fp, r6, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffd71 │ │ │ │ @ instruction: 0xfffff685 │ │ │ │ - andseq sl, r6, r2, asr lr │ │ │ │ + andseq sl, r6, lr, asr #28 │ │ │ │ @ instruction: 0xffffef17 │ │ │ │ @ instruction: 0xfffff6fb │ │ │ │ andseq r9, r5, ip, ror #21 │ │ │ │ @ instruction: 0xfffff845 │ │ │ │ @ instruction: 0xfffff339 │ │ │ │ andseq r8, r5, r2, asr #25 │ │ │ │ @ instruction: 0xfffffa5f │ │ │ │ @@ -97804,15 +97804,15 @@ │ │ │ │ @ instruction: 0xfffff92f │ │ │ │ andseq r8, r5, r0, lsr r1 │ │ │ │ @ instruction: 0xfffffe25 │ │ │ │ @ instruction: 0xfffff9a5 │ │ │ │ andseq r8, r5, r2, lsl #2 │ │ │ │ @ instruction: 0xfffff6ff │ │ │ │ @ instruction: 0xfffffa1b │ │ │ │ - andseq sl, r6, r8, asr #3 │ │ │ │ + andseq sl, r6, r4, asr #3 │ │ │ │ @ instruction: 0xfffffb51 │ │ │ │ @ instruction: 0xfffffa91 │ │ │ │ @ instruction: 0xfffff5f9 │ │ │ │ @ instruction: 0xfffff579 │ │ │ │ andseq r2, r5, sl, asr r5 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febccf5c <__bss_end__@@Base+0xfe8c77a8> │ │ │ │ @@ -98657,15 +98657,15 @@ │ │ │ │ @ instruction: 0xf117e7dd │ │ │ │ @ instruction: 0xe7e8fe99 │ │ │ │ ldcl 7, cr15, [sl, #632] @ 0x278 │ │ │ │ strhteq r3, [r3], -sl │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ strhteq r3, [r3], -r6 │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ - andseq r3, r6, r0, ror r2 │ │ │ │ + andseq r3, r6, ip, ror #4 │ │ │ │ eoreq r3, r3, lr, asr #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febcdca0 <__bss_end__@@Base+0xfe8c84ec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi a7aa28 <__bss_end__@@Base+0x775274> │ │ │ │ blmi aa2cc0 <__bss_end__@@Base+0x79d50c> │ │ │ │ ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ @@ -98707,15 +98707,15 @@ │ │ │ │ @ instruction: 0xf117e7dd │ │ │ │ @ instruction: 0xe7e8fe35 │ │ │ │ ldcl 7, cr15, [r6, #-632]! @ 0xfffffd88 │ │ │ │ strdeq r3, [r3], -r2 @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ eoreq r3, r3, lr, ror #11 │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ - andseq r3, r6, r8, lsr #3 │ │ │ │ + andseq r3, r6, r4, lsr #3 │ │ │ │ eoreq r3, r3, r6, lsl #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febcdd68 <__bss_end__@@Base+0xfe8c85b4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi a7aaf0 <__bss_end__@@Base+0x77533c> │ │ │ │ blmi aa2d88 <__bss_end__@@Base+0x79d5d4> │ │ │ │ ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ @@ -98757,15 +98757,15 @@ │ │ │ │ @ instruction: 0xf117e7dd │ │ │ │ ubfx pc, r1, #27, #9 │ │ │ │ ldc 7, cr15, [r2, #-632] @ 0xfffffd88 │ │ │ │ eoreq r3, r3, sl, lsr #10 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ eoreq r3, r3, r6, lsr #10 │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ - andseq r3, r6, r0, ror #1 │ │ │ │ + ldrsbeq r3, [r6], -ip │ │ │ │ strhteq r3, [r3], -lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febcde30 <__bss_end__@@Base+0xfe8c867c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi ababd8 <__bss_end__@@Base+0x7b5424> │ │ │ │ blmi ae2e48 <__bss_end__@@Base+0x7dd694> │ │ │ │ ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ @@ -99612,15 +99612,15 @@ │ │ │ │ @ instruction: 0xfffff037 │ │ │ │ andseq r6, r5, ip, lsr #14 │ │ │ │ @ instruction: 0xffffe96d │ │ │ │ @ instruction: 0xfffff0ad │ │ │ │ @ instruction: 0x001566f6 │ │ │ │ @ instruction: 0xfffff5b7 │ │ │ │ @ instruction: 0xfffff123 │ │ │ │ - @ instruction: 0x001686d0 │ │ │ │ + andseq r8, r6, ip, asr #13 │ │ │ │ @ instruction: 0xfffff641 │ │ │ │ @ instruction: 0xfffff199 │ │ │ │ andseq r4, r5, r6, ror #27 │ │ │ │ @ instruction: 0xfffff6cb │ │ │ │ @ instruction: 0xfffff20f │ │ │ │ andseq r6, r5, r4, asr #12 │ │ │ │ @ instruction: 0xfffff755 │ │ │ │ @@ -100419,15 +100419,15 @@ │ │ │ │ @ instruction: 0xf116e7dd │ │ │ │ ubfx pc, r5, #17, #9 │ │ │ │ ldmda r6, {r0, r2, r3, r4, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ eoreq r1, r3, r2, lsr fp │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ eoreq r1, r3, lr, lsr #22 │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ - andseq r1, r6, r8, ror #13 │ │ │ │ + andseq r1, r6, r4, ror #13 │ │ │ │ eoreq r1, r3, r6, asr #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febcf828 <__bss_end__@@Base+0xfe8ca074> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi abc5d0 <__bss_end__@@Base+0x7b6e1c> │ │ │ │ blmi ae4840 <__bss_end__@@Base+0x7df08c> │ │ │ │ ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ @@ -101633,15 +101633,15 @@ │ │ │ │ blx 335aca <__bss_end__@@Base+0x30316> │ │ │ │ @ instruction: 0xf06c4620 │ │ │ │ andcs pc, r1, r3, lsr #17 │ │ │ │ svclt 0x0000bd10 │ │ │ │ eoreq r0, r3, r8, asr #16 │ │ │ │ andeq r0, r0, ip, ror #16 │ │ │ │ andseq pc, r4, sl, ror #1 │ │ │ │ - andseq ip, r5, r6, asr #6 │ │ │ │ + andseq ip, r5, r2, asr #6 │ │ │ │ @ instruction: 0xffffff63 │ │ │ │ @ instruction: 0xfffffeed │ │ │ │ @ instruction: 0xfffffe6d │ │ │ │ andseq lr, r4, sl, asr #18 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febd0b2c <__bss_end__@@Base+0xfe8cb378> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @@ -102153,15 +102153,15 @@ │ │ │ │ @ instruction: 0xf114e7dd │ │ │ │ strb pc, [r8, r9, asr #22]! @ │ │ │ │ b fe337f8c <__bss_end__@@Base+0xfe0327d8> │ │ │ │ eoreq r0, r3, sl, lsl r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ eoreq r0, r3, r6, lsl r0 │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ - @ instruction: 0x0015fbd0 │ │ │ │ + andseq pc, r5, ip, asr #23 │ │ │ │ eoreq pc, r2, lr, lsr #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febd1340 <__bss_end__@@Base+0xfe8cbb8c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi abe0e8 <__bss_end__@@Base+0x7b8934> │ │ │ │ blmi ae6358 <__bss_end__@@Base+0x7e0ba4> │ │ │ │ ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ @@ -103429,49 +103429,49 @@ │ │ │ │ @ instruction: 0xfffffc2b │ │ │ │ @ instruction: 0x001528f2 │ │ │ │ @ instruction: 0xfffffc39 │ │ │ │ @ instruction: 0xfffffc6f │ │ │ │ andseq r2, r5, r6, lsl #8 │ │ │ │ @ instruction: 0xffffece1 │ │ │ │ @ instruction: 0xffffec77 │ │ │ │ - andseq sl, r6, sl, asr #6 │ │ │ │ + andseq sl, r6, r6, asr #6 │ │ │ │ @ instruction: 0xfffffc39 │ │ │ │ andseq r2, r5, lr, asr #16 │ │ │ │ @ instruction: 0xfffffc49 │ │ │ │ @ instruction: 0xfffffc7f │ │ │ │ andseq r2, r5, r2, lsr #16 │ │ │ │ @ instruction: 0xfffff40d │ │ │ │ @ instruction: 0xfffff443 │ │ │ │ andseq r2, r5, lr, ror #15 │ │ │ │ @ instruction: 0xfffff451 │ │ │ │ @ instruction: 0xfffff487 │ │ │ │ - andseq fp, r6, r6, lsr r4 │ │ │ │ + andseq fp, r6, r2, lsr r4 │ │ │ │ @ instruction: 0xfffff0a5 │ │ │ │ @ instruction: 0xffffef1b │ │ │ │ andseq r2, r5, r6, lsl #15 │ │ │ │ @ instruction: 0xfffff561 │ │ │ │ @ instruction: 0xfffff597 │ │ │ │ andseq r2, r5, lr, asr #14 │ │ │ │ @ instruction: 0xffffea1d │ │ │ │ @ instruction: 0xffffe9b3 │ │ │ │ andseq r2, r5, r6, lsl r7 │ │ │ │ @ instruction: 0xfffff3c9 │ │ │ │ @ instruction: 0xfffff3ff │ │ │ │ andseq r2, r5, r0, asr r5 │ │ │ │ @ instruction: 0xfffff411 │ │ │ │ @ instruction: 0xfffff449 │ │ │ │ - andseq r5, r6, sl, ror r6 │ │ │ │ + andseq r5, r6, r6, ror r6 │ │ │ │ @ instruction: 0xfffff1b3 │ │ │ │ @ instruction: 0xfffff1eb │ │ │ │ - ldrsheq fp, [r5], -r4 │ │ │ │ + ldrsheq fp, [r5], -r0 │ │ │ │ @ instruction: 0xfffff0ad │ │ │ │ andseq r2, r5, ip, lsr r6 │ │ │ │ @ instruction: 0xffffe7c9 │ │ │ │ @ instruction: 0xffffecb1 │ │ │ │ - @ instruction: 0x0016b2d6 │ │ │ │ + @ instruction: 0x0016b2d2 │ │ │ │ @ instruction: 0xffffef77 │ │ │ │ @ instruction: 0xffffeddb │ │ │ │ andseq r2, r5, ip, lsr #24 │ │ │ │ @ instruction: 0xfffff3f9 │ │ │ │ andseq r2, r5, r8, lsr #1 │ │ │ │ @ instruction: 0xfffff40d │ │ │ │ andseq r2, r5, r8, lsl #1 │ │ │ │ @@ -103817,15 +103817,15 @@ │ │ │ │ @ instruction: 0xf072447a │ │ │ │ @ instruction: 0x4620f9f9 │ │ │ │ @ instruction: 0xff92f069 │ │ │ │ ldclt 0, cr2, [r0, #-4] │ │ │ │ eoreq lr, r2, r4, lsr r6 │ │ │ │ andeq r0, r0, ip, ror #16 │ │ │ │ @ instruction: 0x0014ced6 │ │ │ │ - andseq sp, r5, r2, lsl r4 │ │ │ │ + andseq sp, r5, lr, lsl #8 │ │ │ │ @ instruction: 0xfffffe2b │ │ │ │ @ instruction: 0xfffffee7 │ │ │ │ @ instruction: 0xfffffda7 │ │ │ │ @ instruction: 0xfffffd27 │ │ │ │ andseq ip, r4, r8, lsr #14 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febd2d50 <__bss_end__@@Base+0xfe8cd59c> │ │ │ │ @@ -104263,25 +104263,25 @@ │ │ │ │ @ instruction: 0xfffffcf3 │ │ │ │ andseq r1, r5, r8, lsl r6 │ │ │ │ @ instruction: 0xfffffd05 │ │ │ │ @ instruction: 0xfffffd3d │ │ │ │ andseq r1, r5, r6, lsl #30 │ │ │ │ @ instruction: 0xfffffd4f │ │ │ │ @ instruction: 0xfffffd87 │ │ │ │ - andseq ip, r5, r8, ror #23 │ │ │ │ + andseq ip, r5, r4, ror #23 │ │ │ │ @ instruction: 0xfffffd99 │ │ │ │ @ instruction: 0xfffffdd1 │ │ │ │ andseq r1, r5, r2, lsr fp │ │ │ │ @ instruction: 0xfffffde3 │ │ │ │ @ instruction: 0xfffffe1b │ │ │ │ andseq r0, r5, r0, lsl r4 │ │ │ │ @ instruction: 0xfffffe2d │ │ │ │ andseq ip, r4, r8, lsl r2 │ │ │ │ @ instruction: 0xfffffb55 │ │ │ │ - andseq r0, r6, ip, asr #4 │ │ │ │ + andseq r0, r6, r8, asr #4 │ │ │ │ andseq ip, r4, ip, ror #1 │ │ │ │ mulseq r5, ip, sp │ │ │ │ andseq r1, r5, r8, ror sp │ │ │ │ @ instruction: 0xfffff9eb │ │ │ │ @ instruction: 0xfffff96b │ │ │ │ andseq ip, r4, r4, asr r0 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ @@ -104464,15 +104464,15 @@ │ │ │ │ svclt 0x0000bd10 │ │ │ │ eoreq sp, r2, r4, ror #24 │ │ │ │ andeq r0, r0, ip, ror #16 │ │ │ │ andseq ip, r4, r6, lsl #10 │ │ │ │ andseq r1, r5, r6, asr #32 │ │ │ │ @ instruction: 0xfffffe97 │ │ │ │ @ instruction: 0xffffff13 │ │ │ │ - andseq r9, r5, r0, asr lr │ │ │ │ + andseq r9, r5, ip, asr #28 │ │ │ │ @ instruction: 0xffffff25 │ │ │ │ @ instruction: 0xfffffe91 │ │ │ │ @ instruction: 0xfffffdd5 │ │ │ │ @ instruction: 0xfffffd55 │ │ │ │ andseq fp, r4, sl, lsl sp │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febd376c <__bss_end__@@Base+0xfe8cdfb8> │ │ │ │ @@ -104843,18 +104843,18 @@ │ │ │ │ @ instruction: 0xf071447a │ │ │ │ @ instruction: 0x4620f9f5 │ │ │ │ @ instruction: 0xff8ef068 │ │ │ │ ldclt 0, cr2, [r0, #-4] │ │ │ │ eoreq sp, r2, r8, lsl #14 │ │ │ │ andeq r0, r0, ip, ror #16 │ │ │ │ andseq sp, r4, sl, lsl #15 │ │ │ │ - andseq r3, r6, sl, ror #8 │ │ │ │ + andseq r3, r6, r6, ror #8 │ │ │ │ @ instruction: 0xfffffd87 │ │ │ │ @ instruction: 0xfffffe03 │ │ │ │ - andseq r3, r6, r0, lsr #12 │ │ │ │ + andseq r3, r6, ip, lsl r6 │ │ │ │ @ instruction: 0xfffffe15 │ │ │ │ @ instruction: 0xfffffe4d │ │ │ │ @ instruction: 0x001514be │ │ │ │ @ instruction: 0xfffffe5f │ │ │ │ mulseq r5, sl, r4 │ │ │ │ @ instruction: 0xfffffe73 │ │ │ │ andseq r1, r5, r6, ror r4 │ │ │ │ @@ -104977,17 +104977,17 @@ │ │ │ │ bmi 3bba1c <__bss_end__@@Base+0xb6268> │ │ │ │ tstpeq r1, pc, rrx @ p-variant is OBSOLETE │ │ │ │ ldrbtmi r4, [sl], #-1568 @ 0xfffff9e0 │ │ │ │ @ instruction: 0xf8e4f071 │ │ │ │ @ instruction: 0xf0684620 │ │ │ │ andcs pc, r1, sp, ror lr @ │ │ │ │ svclt 0x0000bd10 │ │ │ │ - andseq r3, r6, lr, lsl #3 │ │ │ │ + andseq r3, r6, sl, lsl #3 │ │ │ │ @ instruction: 0xffffff4f │ │ │ │ - andseq r3, r6, r2, asr r3 │ │ │ │ + andseq r3, r6, lr, asr #6 │ │ │ │ @ instruction: 0xffffff63 │ │ │ │ @ instruction: 0xfffffeb1 │ │ │ │ @ instruction: 0xfffffe45 │ │ │ │ @ instruction: 0x0014b4fe │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febd3f74 <__bss_end__@@Base+0xfe8ce7c0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @@ -105170,19 +105170,19 @@ │ │ │ │ bmi 43b718 <__bss_end__@@Base+0x135f64> │ │ │ │ tstpeq r1, pc, rrx @ p-variant is OBSOLETE │ │ │ │ ldrbtmi r4, [sl], #-1568 @ 0xfffff9e0 │ │ │ │ @ instruction: 0xff62f070 │ │ │ │ @ instruction: 0xf0684620 │ │ │ │ strdcs pc, [r1], -fp │ │ │ │ svclt 0x0000bd10 │ │ │ │ - @ instruction: 0x00162eba │ │ │ │ + @ instruction: 0x00162eb6 │ │ │ │ @ instruction: 0xffffff83 │ │ │ │ - andseq r3, r6, lr, ror r0 │ │ │ │ + andseq r3, r6, sl, ror r0 │ │ │ │ @ instruction: 0xfffffeff │ │ │ │ - andseq ip, r5, sl, asr pc │ │ │ │ + andseq ip, r5, r6, asr pc │ │ │ │ @ instruction: 0xfffffe4f │ │ │ │ @ instruction: 0xfffffde1 │ │ │ │ @ instruction: 0xfffffd35 │ │ │ │ @ instruction: 0x0014b1fa │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febd4280 <__bss_end__@@Base+0xfe8ceacc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @@ -106057,15 +106057,15 @@ │ │ │ │ @ instruction: 0x0014a9f6 │ │ │ │ @ instruction: 0x001504f6 │ │ │ │ @ instruction: 0xfffffbf1 │ │ │ │ @ instruction: 0x001504d8 │ │ │ │ @ instruction: 0xfffff9bb │ │ │ │ andseq r2, r5, r6, lsl #13 │ │ │ │ @ instruction: 0xfffffd7b │ │ │ │ - andseq fp, r5, r2, asr #11 │ │ │ │ + @ instruction: 0x0015b5be │ │ │ │ @ instruction: 0xfffffc93 │ │ │ │ andseq lr, r4, lr, lsr #11 │ │ │ │ @ instruction: 0xfffff893 │ │ │ │ andseq pc, r4, lr, ror r2 @ │ │ │ │ @ instruction: 0xfffff7c7 │ │ │ │ andseq pc, r4, r6, asr r2 @ │ │ │ │ @ instruction: 0xfffff6fb │ │ │ │ @@ -106105,15 +106105,15 @@ │ │ │ │ @ instruction: 0xf04fbd38 │ │ │ │ @ instruction: 0x462031ff │ │ │ │ @ instruction: 0xffb0f077 │ │ │ │ strtmi r4, [r0], -r5, lsl #12 │ │ │ │ stc2 0, cr15, [lr, #412]! @ 0x19c │ │ │ │ ldclt 6, cr4, [r8, #-160]! @ 0xffffff60 │ │ │ │ andseq r2, r5, r6, lsr #5 │ │ │ │ - @ instruction: 0x0015bdd0 │ │ │ │ + andseq fp, r5, ip, asr #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl febd50fc <__bss_end__@@Base+0xfe8cf948> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 401ec4 <__bss_end__@@Base+0xfc710> │ │ │ │ ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ @ instruction: 0xffa2f06f │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ @@ -106124,16 +106124,16 @@ │ │ │ │ @ instruction: 0x4628447d │ │ │ │ @ instruction: 0xf04fbd38 │ │ │ │ @ instruction: 0x462031ff │ │ │ │ @ instruction: 0xff88f077 │ │ │ │ strtmi r4, [r0], -r5, lsl #12 │ │ │ │ stc2 0, cr15, [r6, #412] @ 0x19c │ │ │ │ ldclt 6, cr4, [r8, #-160]! @ 0xffffff60 │ │ │ │ - andseq fp, r5, r2, asr #3 │ │ │ │ - andseq fp, r5, r0, lsl #27 │ │ │ │ + @ instruction: 0x0015b1be │ │ │ │ + andseq fp, r5, ip, ror sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl febd514c <__bss_end__@@Base+0xfe8cf998> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 401f14 <__bss_end__@@Base+0xfc760> │ │ │ │ strcs r4, [r0, #-1540] @ 0xfffff9fc │ │ │ │ @ instruction: 0xf06f447a │ │ │ │ @ instruction: 0xf04fff79 │ │ │ │ @@ -107387,29 +107387,29 @@ │ │ │ │ @ instruction: 0xfffffc19 │ │ │ │ andseq pc, r4, ip, ror #1 │ │ │ │ @ instruction: 0xfffffa8f │ │ │ │ andseq pc, r4, r2, asr #1 │ │ │ │ @ instruction: 0xfffff9b1 │ │ │ │ mulseq r4, r8, r0 │ │ │ │ @ instruction: 0xfffff1d9 │ │ │ │ - mulseq r6, r0, r5 │ │ │ │ + andseq r6, r6, ip, lsl #11 │ │ │ │ @ instruction: 0xfffff7b5 │ │ │ │ @ instruction: 0xfffff851 │ │ │ │ @ instruction: 0x0014d3fa │ │ │ │ @ instruction: 0xfffff6d3 │ │ │ │ andseq lr, r4, r2, asr #1 │ │ │ │ @ instruction: 0xfffff5ff │ │ │ │ @ instruction: 0xfffffc77 │ │ │ │ mulseq r4, r0, r0 │ │ │ │ @ instruction: 0xfffff51d │ │ │ │ @ instruction: 0xfffffc7d │ │ │ │ andseq lr, r4, lr, asr r0 │ │ │ │ @ instruction: 0xfffff43b │ │ │ │ @ instruction: 0xfffffc83 │ │ │ │ - andseq sl, r5, r8, asr #27 │ │ │ │ + andseq sl, r5, r4, asr #27 │ │ │ │ @ instruction: 0xfffff355 │ │ │ │ @ instruction: 0xfffffc89 │ │ │ │ andseq sp, r4, lr, ror #31 │ │ │ │ @ instruction: 0xfffff3bb │ │ │ │ @ instruction: 0xfffffc8f │ │ │ │ @ instruction: 0x0014dfbc │ │ │ │ @ instruction: 0xfffff235 │ │ │ │ @@ -108942,15 +108942,15 @@ │ │ │ │ bmi 43fc28 <__bss_end__@@Base+0x13a474> │ │ │ │ tstpeq r1, pc, rrx @ p-variant is OBSOLETE │ │ │ │ ldrbtmi r4, [sl], #-1568 @ 0xfffff9e0 │ │ │ │ @ instruction: 0xf9eaf06d │ │ │ │ @ instruction: 0xf0644620 │ │ │ │ andcs pc, r1, r3, lsl #31 │ │ │ │ svclt 0x0000bd10 │ │ │ │ - andseq r8, r5, sl, lsr #13 │ │ │ │ + andseq r8, r5, r6, lsr #13 │ │ │ │ @ instruction: 0xffffff93 │ │ │ │ andseq sp, r4, sl, asr #12 │ │ │ │ andseq sp, r4, r2, lsr r6 │ │ │ │ andseq sp, r4, sl, lsl r6 │ │ │ │ andseq sp, r4, r2, lsl #12 │ │ │ │ @ instruction: 0xfffffe75 │ │ │ │ @ instruction: 0xfffffe09 │ │ │ │ @@ -109265,24 +109265,24 @@ │ │ │ │ bmi 57f71c <__bss_end__@@Base+0x279f68> │ │ │ │ tstpeq r1, pc, rrx @ p-variant is OBSOLETE │ │ │ │ ldrbtmi r4, [sl], #-1568 @ 0xfffff9e0 │ │ │ │ @ instruction: 0xff64f06c │ │ │ │ @ instruction: 0xf0644620 │ │ │ │ strdcs pc, [r1], -sp │ │ │ │ svclt 0x0000bd10 │ │ │ │ - andseq r4, r6, lr, asr #6 │ │ │ │ + andseq r4, r6, sl, asr #6 │ │ │ │ @ instruction: 0xfffffe7d │ │ │ │ andseq sp, r4, r8, ror #3 │ │ │ │ @ instruction: 0xfffffd9f │ │ │ │ andseq sp, r4, r6, asr #3 │ │ │ │ @ instruction: 0xfffffcc1 │ │ │ │ andseq sp, r4, r4, lsr #3 │ │ │ │ @ instruction: 0xfffffc4d │ │ │ │ @ instruction: 0xfffffef1 │ │ │ │ - @ instruction: 0x00157bd6 │ │ │ │ + @ instruction: 0x00157bd2 │ │ │ │ @ instruction: 0xfffffe7b │ │ │ │ @ instruction: 0xfffffba1 │ │ │ │ @ instruction: 0xfffffb35 │ │ │ │ @ instruction: 0x001471fe │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl febd8290 <__bss_end__@@Base+0xfe8d2adc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @@ -109740,15 +109740,15 @@ │ │ │ │ @ instruction: 0xf950f064 │ │ │ │ ldclt 0, cr2, [r0, #-4] │ │ │ │ mlaeq r2, r4, sl, r8 │ │ │ │ andeq r0, r0, ip, ror #16 │ │ │ │ @ instruction: 0x00146cd6 │ │ │ │ andseq ip, r4, sl, lsr #22 │ │ │ │ @ instruction: 0xfffffd19 │ │ │ │ - andseq r8, r5, r4, asr #17 │ │ │ │ + andseq r8, r5, r0, asr #17 │ │ │ │ @ instruction: 0xfffffca5 │ │ │ │ andseq sl, r4, ip, lsl #27 │ │ │ │ @ instruction: 0xfffffe79 │ │ │ │ andseq ip, r4, ip, lsr #21 │ │ │ │ @ instruction: 0xfffffe8d │ │ │ │ andseq ip, r4, r8, lsl #21 │ │ │ │ @ instruction: 0xfffffea1 │ │ │ │ @@ -110201,15 +110201,15 @@ │ │ │ │ bmi 4c087c <__bss_end__@@Base+0x1bb0c8> │ │ │ │ tstpeq r1, pc, rrx @ p-variant is OBSOLETE │ │ │ │ ldrbtmi r4, [sl], #-1568 @ 0xfffff9e0 │ │ │ │ @ instruction: 0xf814f06c │ │ │ │ @ instruction: 0xf0634620 │ │ │ │ andcs pc, r1, sp, lsr #27 │ │ │ │ svclt 0x0000bd10 │ │ │ │ - andseq r4, r5, r6, lsl r5 │ │ │ │ + andseq r4, r5, r2, lsl r5 │ │ │ │ @ instruction: 0xfffffec7 │ │ │ │ @ instruction: 0x0014c3b2 │ │ │ │ @ instruction: 0xffffff1f │ │ │ │ andseq ip, r4, lr, lsl #7 │ │ │ │ @ instruction: 0xffffff33 │ │ │ │ andseq ip, r4, sl, ror #6 │ │ │ │ @ instruction: 0xfffffe7b │ │ │ │ @@ -110421,19 +110421,19 @@ │ │ │ │ bmi 44050c <__bss_end__@@Base+0x13ad58> │ │ │ │ tstpeq r1, pc, rrx @ p-variant is OBSOLETE │ │ │ │ ldrbtmi r4, [sl], #-1568 @ 0xfffff9e0 │ │ │ │ cdp2 0, 5, cr15, cr12, cr11, {3} │ │ │ │ @ instruction: 0xf0634620 │ │ │ │ strdcs pc, [r1], -r5 │ │ │ │ svclt 0x0000bd10 │ │ │ │ - andseq r3, r6, lr, asr #1 │ │ │ │ + andseq r3, r6, sl, asr #1 │ │ │ │ @ instruction: 0xffffff05 │ │ │ │ andseq sl, r4, r4, lsr #30 │ │ │ │ @ instruction: 0xfffffe27 │ │ │ │ - andseq r6, r5, r6, asr #19 │ │ │ │ + andseq r6, r5, r2, asr #19 │ │ │ │ @ instruction: 0xfffffdb3 │ │ │ │ @ instruction: 0xfffffd45 │ │ │ │ @ instruction: 0xfffffcd9 │ │ │ │ andseq r5, r4, lr, ror #31 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febd948c <__bss_end__@@Base+0xfe8d3cd8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @@ -112307,17 +112307,17 @@ │ │ │ │ bmi 742794 <__bss_end__@@Base+0x43cfe0> │ │ │ │ tstpeq r1, pc, rrx @ p-variant is OBSOLETE │ │ │ │ ldrbtmi r4, [sl], #-1568 @ 0xfffff9e0 │ │ │ │ @ instruction: 0xffa0f069 │ │ │ │ @ instruction: 0xf0614620 │ │ │ │ andcs pc, r1, r9, lsr sp @ │ │ │ │ svclt 0x0000bd10 │ │ │ │ - andseq r2, r5, lr, lsl r5 │ │ │ │ + andseq r2, r5, sl, lsl r5 │ │ │ │ @ instruction: 0xfffffd73 │ │ │ │ - andseq r5, r5, r6, asr #13 │ │ │ │ + andseq r5, r5, r2, asr #13 │ │ │ │ @ instruction: 0xfffffdcb │ │ │ │ andseq sl, r4, r6, ror #11 │ │ │ │ @ instruction: 0xfffffddf │ │ │ │ andseq sl, r4, r2, asr #11 │ │ │ │ @ instruction: 0xfffffdf3 │ │ │ │ andseq sl, r4, r2, lsr #11 │ │ │ │ @ instruction: 0xfffffe07 │ │ │ │ @@ -112902,29 +112902,29 @@ │ │ │ │ stc2l 0, cr15, [lr, #-408] @ 0xfffffe68 │ │ │ │ @ instruction: 0xf06f4a17 │ │ │ │ strtmi r0, [r0], -r1, lsl #2 │ │ │ │ @ instruction: 0xf069447a │ │ │ │ @ instruction: 0x4620faf9 │ │ │ │ @ instruction: 0xf892f061 │ │ │ │ ldclt 0, cr2, [r0, #-4] │ │ │ │ - andseq r0, r6, r2, lsl #22 │ │ │ │ + @ instruction: 0x00160afe │ │ │ │ @ instruction: 0xfffffea1 │ │ │ │ andseq r9, r4, r0, lsr #26 │ │ │ │ @ instruction: 0xfffffd2f │ │ │ │ @ instruction: 0x00149cfe │ │ │ │ @ instruction: 0xfffffc35 │ │ │ │ @ instruction: 0x00149cdc │ │ │ │ @ instruction: 0xfffff9fb │ │ │ │ @ instruction: 0x00149cba │ │ │ │ @ instruction: 0xfffff93d │ │ │ │ mulseq r4, r8, ip │ │ │ │ @ instruction: 0xfffffaf3 │ │ │ │ andseq r9, r4, r6, ror ip │ │ │ │ @ instruction: 0xfffff9f1 │ │ │ │ - andseq r4, r5, r0, lsl #6 │ │ │ │ + @ instruction: 0x001542fc │ │ │ │ @ instruction: 0xfffff811 │ │ │ │ @ instruction: 0xfffff79f │ │ │ │ @ instruction: 0xfffff723 │ │ │ │ andseq r3, r4, r8, lsr #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl febdbb78 <__bss_end__@@Base+0xfe8d63c4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @@ -114519,15 +114519,15 @@ │ │ │ │ @ instruction: 0xf78f4478 │ │ │ │ svclt 0x0000e9e6 │ │ │ │ strdeq r3, [r2], -r6 @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ strdeq r3, [r2], -r2 @ │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ eoreq r3, r2, r2, lsl #29 │ │ │ │ - andseq r0, r6, r8, lsr #28 │ │ │ │ + andseq r0, r6, r4, lsr #28 │ │ │ │ andseq r8, r4, r2, lsl #9 │ │ │ │ andseq r8, r4, ip, lsl #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febdd47c <__bss_end__@@Base+0xfe8d7cc8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 98a204 <__bss_end__@@Base+0x684a50> │ │ │ │ blmi 9b249c <__bss_end__@@Base+0x6acce8> │ │ │ │ @@ -116344,15 +116344,15 @@ │ │ │ │ @ instruction: 0xfffff39b │ │ │ │ andseq r0, r4, r8, asr r8 │ │ │ │ @ instruction: 0xffffedab │ │ │ │ @ instruction: 0xffffe8e9 │ │ │ │ andseq r0, r4, r0, lsr #16 │ │ │ │ @ instruction: 0xffffeca7 │ │ │ │ @ instruction: 0xffffe7f1 │ │ │ │ - andseq r6, r5, r8, ror r4 │ │ │ │ + andseq r6, r5, r4, ror r4 │ │ │ │ andseq r6, r4, lr, lsr sp │ │ │ │ andseq r6, r4, r2, lsr #26 │ │ │ │ andseq r6, r4, r2, lsl #26 │ │ │ │ andseq r6, r4, sl, ror #25 │ │ │ │ @ instruction: 0x00146cd6 │ │ │ │ @ instruction: 0x00146cb6 │ │ │ │ andseq r6, r4, r6, lsr #25 │ │ │ │ @@ -116944,23 +116944,23 @@ │ │ │ │ ldclt 0, cr2, [r0, #-4] │ │ │ │ andseq r6, r4, r6, lsl #9 │ │ │ │ @ instruction: 0xfffffe65 │ │ │ │ andseq r6, r4, r0, ror #8 │ │ │ │ @ instruction: 0xfffffe8b │ │ │ │ andseq r6, r4, lr, lsr r4 │ │ │ │ @ instruction: 0xfffffe5d │ │ │ │ - andseq r3, r5, r8, lsl sl │ │ │ │ + andseq r3, r5, r4, lsl sl │ │ │ │ @ instruction: 0xfffffd8d │ │ │ │ andseq r6, r4, r4, ror #7 │ │ │ │ @ instruction: 0xfffffe45 │ │ │ │ andseq r6, r4, r4, asr #7 │ │ │ │ @ instruction: 0xfffffe59 │ │ │ │ @ instruction: 0x001439f0 │ │ │ │ @ instruction: 0xfffffe6d │ │ │ │ - andseq lr, r5, r4, asr #3 │ │ │ │ + andseq lr, r5, r0, asr #3 │ │ │ │ @ instruction: 0xfffffd71 │ │ │ │ @ instruction: 0xfffffc5f │ │ │ │ @ instruction: 0xfffffbf3 │ │ │ │ andseq pc, r3, r8, lsl sl @ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febdfa88 <__bss_end__@@Base+0xfe8da2d4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @@ -117165,17 +117165,17 @@ │ │ │ │ stc2 0, cr15, [r0], {98} @ 0x62 │ │ │ │ @ instruction: 0xf06f4a0b │ │ │ │ strtmi r0, [r0], -r1, lsl #2 │ │ │ │ @ instruction: 0xf065447a │ │ │ │ strtmi pc, [r0], -fp, lsr #19 │ │ │ │ @ instruction: 0xff44f05c │ │ │ │ ldclt 0, cr2, [r0, #-4] │ │ │ │ - andseq ip, r5, sl, lsr r7 │ │ │ │ + andseq ip, r5, r6, lsr r7 │ │ │ │ @ instruction: 0xfffffe91 │ │ │ │ - andseq r0, r5, r4, rrx │ │ │ │ + andseq r0, r5, r0, rrx │ │ │ │ @ instruction: 0xfffffdc9 │ │ │ │ @ instruction: 0xfffffd57 │ │ │ │ @ instruction: 0xfffffcdb │ │ │ │ andseq pc, r3, ip, lsl #13 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febdfde4 <__bss_end__@@Base+0xfe8da630> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @@ -117491,19 +117491,19 @@ │ │ │ │ msrcs CPSR_fsc, #64, 4 │ │ │ │ stmdavs r4!, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf0599400 │ │ │ │ ldrb pc, [r7, -r7, lsr #27] @ │ │ │ │ eoreq r1, r2, r0, lsl #4 │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - andseq lr, r4, r8, ror #17 │ │ │ │ + andseq lr, r4, r4, ror #17 │ │ │ │ andseq r5, r4, ip, ror #23 │ │ │ │ andeq r0, r0, r0, lsr #16 │ │ │ │ @ instruction: 0x00145bbc │ │ │ │ - ldrsbeq r2, [r5], -r8 │ │ │ │ + ldrsbeq r2, [r5], -r4 │ │ │ │ mulseq r4, r6, fp │ │ │ │ andseq r2, r4, r6, ror #8 │ │ │ │ andseq r5, r4, lr, ror #22 │ │ │ │ andseq r2, r4, r0, lsr r4 │ │ │ │ andseq r5, r4, r0, asr #22 │ │ │ │ andseq r2, r4, r8, lsl r4 │ │ │ │ andseq r5, r4, r8, lsl fp │ │ │ │ @@ -117621,20 +117621,20 @@ │ │ │ │ ldrbtmi r4, [fp], #-2324 @ 0xfffff6ec │ │ │ │ movwcs lr, #6605 @ 0x19cd │ │ │ │ vst1.8 {d20-d21}, [pc :64], r3 │ │ │ │ ldrbtmi r7, [sl], #-1010 @ 0xfffffc0e │ │ │ │ svclt 0x0000e78d │ │ │ │ eoreq r0, r2, r4, ror #30 │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ - andseq lr, r4, r6, ror #12 │ │ │ │ + andseq lr, r4, r2, ror #12 │ │ │ │ andseq r5, r4, r0, ror r9 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsr #16 │ │ │ │ andseq r5, r4, r0, asr #18 │ │ │ │ - andseq r1, r5, r8, asr lr │ │ │ │ + andseq r1, r5, r4, asr lr │ │ │ │ andseq r5, r4, r6, lsl r9 │ │ │ │ @ instruction: 0x001421fa │ │ │ │ andseq r5, r4, lr, ror #17 │ │ │ │ @ instruction: 0x001421f6 │ │ │ │ andseq r5, r4, r6, asr #17 │ │ │ │ andseq r2, r4, r4, asr #3 │ │ │ │ @ instruction: 0x001458b0 │ │ │ │ @@ -117725,19 +117725,19 @@ │ │ │ │ strls r6, [r0], #-2084 @ 0xfffff7dc │ │ │ │ blx ff6455d2 <__bss_end__@@Base+0xff33fe1e> │ │ │ │ andlt r2, r5, r0 │ │ │ │ svclt 0x0000bd30 │ │ │ │ eoreq r0, r2, r8, ror #26 │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - mulseq r4, r2, r4 │ │ │ │ + andseq lr, r4, lr, lsl #9 │ │ │ │ mulseq r4, r6, r7 │ │ │ │ andeq r0, r0, r0, lsr #16 │ │ │ │ andseq r5, r4, ip, ror #14 │ │ │ │ - andseq r1, r5, r4, lsl #25 │ │ │ │ + andseq r1, r5, r0, lsl #25 │ │ │ │ andseq r5, r4, r2, asr #14 │ │ │ │ andseq r4, r4, r6, lsl #23 │ │ │ │ andseq r5, r4, sl, lsl r7 │ │ │ │ andseq r4, r4, r2, lsl #19 │ │ │ │ @ instruction: 0x001456f6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febe06b0 <__bss_end__@@Base+0xfe8daefc> │ │ │ │ @@ -117849,17 +117849,17 @@ │ │ │ │ andseq r5, r4, r8, asr #11 │ │ │ │ andseq r1, r4, r8, asr lr │ │ │ │ andseq r5, r4, r2, lsr #11 │ │ │ │ andseq r1, r4, r2, asr #28 │ │ │ │ andseq r5, r4, sl, ror r5 │ │ │ │ andseq r1, r4, r8, lsl lr │ │ │ │ andseq r5, r4, ip, asr r5 │ │ │ │ - andseq lr, r4, r6, asr #4 │ │ │ │ + andseq lr, r4, r2, asr #4 │ │ │ │ andseq r5, r4, r6, asr #10 │ │ │ │ - andseq r1, r5, lr, ror #20 │ │ │ │ + andseq r1, r5, sl, ror #20 │ │ │ │ andseq r5, r4, sl, lsr #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febe0888 <__bss_end__@@Base+0xfe8db0d4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stclmi 15, cr0, [ip, #-896] @ 0xfffffc80 │ │ │ │ strmi fp, [r4], -r5, lsl #1 │ │ │ │ @ instruction: 0xf9c4f055 │ │ │ │ @@ -117942,17 +117942,17 @@ │ │ │ │ andseq r1, r4, r2, lsl #26 │ │ │ │ andseq r5, r4, r0, asr #8 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsr #16 │ │ │ │ andseq r5, r4, r8, lsl #8 │ │ │ │ @ instruction: 0x00141cb4 │ │ │ │ andseq r5, r4, r2, ror #7 │ │ │ │ - @ instruction: 0x001518fe │ │ │ │ + @ instruction: 0x001518fa │ │ │ │ @ instruction: 0x001453ba │ │ │ │ - mulseq r4, ip, r0 │ │ │ │ + mulseq r4, r8, r0 │ │ │ │ mulseq r4, ip, r3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febe09fc <__bss_end__@@Base+0xfe8db248> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r5, #-896]! @ 0xfffffc80 │ │ │ │ strmi fp, [r4], -r5, lsl #1 │ │ │ │ @ instruction: 0xf90af055 │ │ │ │ @@ -118006,17 +118006,17 @@ │ │ │ │ stmdavs r4!, {r0, r2, r8} │ │ │ │ @ instruction: 0xf0599400 │ │ │ │ andcs pc, r0, r3, lsr #19 │ │ │ │ ldclt 0, cr11, [r0, #-20]! @ 0xffffffec │ │ │ │ mlaeq r2, r4, r8, r0 │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x0014dfdc │ │ │ │ + @ instruction: 0x0014dfd8 │ │ │ │ andseq r5, r4, r0, ror #5 │ │ │ │ - @ instruction: 0x001517f6 │ │ │ │ + @ instruction: 0x001517f2 │ │ │ │ @ instruction: 0x001452b4 │ │ │ │ andeq r0, r0, r0, lsr #16 │ │ │ │ mulseq r4, r4, r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febe0b04 <__bss_end__@@Base+0xfe8db350> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r5, #-896]! @ 0xfffffc80 │ │ │ │ @@ -118072,17 +118072,17 @@ │ │ │ │ strls r6, [r0], #-2084 @ 0xfffff7dc │ │ │ │ @ instruction: 0xf920f059 │ │ │ │ andlt r2, r5, r0 │ │ │ │ svclt 0x0000bd30 │ │ │ │ eoreq r0, r2, ip, lsl #15 │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x0014ded4 │ │ │ │ + @ instruction: 0x0014ded0 │ │ │ │ @ instruction: 0x001451d8 │ │ │ │ - andseq r1, r5, lr, ror #13 │ │ │ │ + andseq r1, r5, sl, ror #13 │ │ │ │ andseq r5, r4, lr, lsr #3 │ │ │ │ andeq r0, r0, r0, lsr #16 │ │ │ │ andseq r5, r4, lr, lsl #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl febe0c0c <__bss_end__@@Base+0xfe8db458> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r0, #-960] @ 0xfffffc40 │ │ │ │ @@ -118738,25 +118738,25 @@ │ │ │ │ bmi 5ca318 <__bss_end__@@Base+0x2c4b64> │ │ │ │ tstpeq r1, pc, rrx @ p-variant is OBSOLETE │ │ │ │ ldrbtmi r4, [sl], #-1568 @ 0xfffff9e0 │ │ │ │ stc2l 0, cr15, [r2, #-396]! @ 0xfffffe74 │ │ │ │ @ instruction: 0xf05b4620 │ │ │ │ strdcs pc, [r1], -fp │ │ │ │ svclt 0x0000bd10 │ │ │ │ - andseq sl, r5, sl, ror #30 │ │ │ │ + andseq sl, r5, r6, ror #30 │ │ │ │ @ instruction: 0xfffffe39 │ │ │ │ andseq r2, r4, r0, asr #27 │ │ │ │ @ instruction: 0xfffffd5b │ │ │ │ - andseq ip, r5, sl, ror #2 │ │ │ │ + andseq ip, r5, r6, ror #2 │ │ │ │ @ instruction: 0xfffffce7 │ │ │ │ andseq r3, r4, lr, asr #28 │ │ │ │ @ instruction: 0xfffffebb │ │ │ │ andseq r2, r4, sl, lsl #18 │ │ │ │ @ instruction: 0xfffffecf │ │ │ │ - @ instruction: 0x0014e7d2 │ │ │ │ + andseq lr, r4, lr, asr #15 │ │ │ │ @ instruction: 0xfffffe17 │ │ │ │ @ instruction: 0xfffffbe9 │ │ │ │ @ instruction: 0xfffffb7d │ │ │ │ @ instruction: 0x0013ddfa │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl febe1698 <__bss_end__@@Base+0xfe8dbee4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @@ -119025,19 +119025,19 @@ │ │ │ │ strtmi r0, [r0], -r1, lsl #2 │ │ │ │ @ instruction: 0xf063447a │ │ │ │ strtmi pc, [r0], -r7, lsr #22 │ │ │ │ @ instruction: 0xf8c0f05b │ │ │ │ ldclt 0, cr2, [r0, #-4] │ │ │ │ andseq r4, r4, r2, ror #8 │ │ │ │ @ instruction: 0xffffff11 │ │ │ │ - andseq sl, r5, r4, ror #20 │ │ │ │ + andseq sl, r5, r0, ror #20 │ │ │ │ @ instruction: 0xfffffe0f │ │ │ │ @ instruction: 0x001428ba │ │ │ │ @ instruction: 0xfffffd31 │ │ │ │ - andseq lr, r4, ip, asr r3 │ │ │ │ + andseq lr, r4, r8, asr r3 │ │ │ │ @ instruction: 0xfffffcbd │ │ │ │ @ instruction: 0xfffffc4f │ │ │ │ @ instruction: 0xfffffbe3 │ │ │ │ andseq sp, r3, r4, lsl #19 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febe1afc <__bss_end__@@Base+0xfe8dc348> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @@ -119145,15 +119145,15 @@ │ │ │ │ blx f46c24 <__bss_end__@@Base+0xc41470> │ │ │ │ @ instruction: 0xf05a4620 │ │ │ │ ldrdcs pc, [r1], -r3 │ │ │ │ svclt 0x0000bd10 │ │ │ │ eoreq pc, r1, r8, lsr #13 │ │ │ │ andeq r0, r0, ip, ror #16 │ │ │ │ andseq sp, r3, sl, ror #17 │ │ │ │ - andseq lr, r4, r6, lsl #13 │ │ │ │ + andseq lr, r4, r2, lsl #13 │ │ │ │ @ instruction: 0xffffff63 │ │ │ │ @ instruction: 0xfffffeed │ │ │ │ @ instruction: 0xfffffe6d │ │ │ │ andseq sp, r3, sl, lsr #15 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febe1ccc <__bss_end__@@Base+0xfe8dc518> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @@ -119290,15 +119290,15 @@ │ │ │ │ @ instruction: 0xf918f063 │ │ │ │ @ instruction: 0xf05a4620 │ │ │ │ @ instruction: 0x2001feb1 │ │ │ │ svclt 0x0000bd10 │ │ │ │ mlaeq r1, r4, r4, pc @ │ │ │ │ andeq r0, r0, ip, ror #16 │ │ │ │ @ instruction: 0x001401fa │ │ │ │ - mulseq r4, r6, r8 │ │ │ │ + mulseq r4, r2, r8 │ │ │ │ @ instruction: 0xffffff1f │ │ │ │ @ instruction: 0x00142cba │ │ │ │ @ instruction: 0xffffff33 │ │ │ │ @ instruction: 0xfffffe79 │ │ │ │ @ instruction: 0xfffffdf9 │ │ │ │ andseq sp, r3, r6, ror #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ @@ -119615,15 +119615,15 @@ │ │ │ │ @ instruction: 0xf062447a │ │ │ │ strtmi pc, [r0], -sp, lsl #29 │ │ │ │ stc2 0, cr15, [r6], #-360 @ 0xfffffe98 │ │ │ │ ldclt 0, cr2, [r0, #-4] │ │ │ │ eoreq lr, r1, ip, asr pc │ │ │ │ andeq r0, r0, ip, ror #16 │ │ │ │ @ instruction: 0x0013f9f6 │ │ │ │ - @ instruction: 0x0015b3d6 │ │ │ │ + @ instruction: 0x0015b3d2 │ │ │ │ @ instruction: 0xffffff1f │ │ │ │ @ instruction: 0xffffff57 │ │ │ │ @ instruction: 0xfffffe9b │ │ │ │ @ instruction: 0xfffffe1b │ │ │ │ andseq sp, r3, r0, asr r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl febe2428 <__bss_end__@@Base+0xfe8dcc74> │ │ │ │ @@ -121412,15 +121412,15 @@ │ │ │ │ @ instruction: 0xf061447a │ │ │ │ strtmi pc, [r0], -r3, lsl #17 │ │ │ │ mrc2 0, 0, pc, cr12, cr8, {2} │ │ │ │ ldclt 0, cr2, [r0, #-4] │ │ │ │ eoreq sp, r1, r8, lsr #7 │ │ │ │ andeq r0, r0, ip, ror #16 │ │ │ │ andseq fp, r3, r6, ror #30 │ │ │ │ - andseq r9, r5, sl, lsl #15 │ │ │ │ + andseq r9, r5, r6, lsl #15 │ │ │ │ @ instruction: 0xfffffe97 │ │ │ │ ldrsbeq r2, [r4], -r2 @ │ │ │ │ @ instruction: 0xfffffeef │ │ │ │ ldrheq r2, [r4], -r6 │ │ │ │ @ instruction: 0xffffff03 │ │ │ │ @ instruction: 0xfffffe6f │ │ │ │ @ instruction: 0xfffffdb3 │ │ │ │ @@ -121793,15 +121793,15 @@ │ │ │ │ @ instruction: 0xfffffe27 │ │ │ │ andseq r1, r4, r6, lsr #23 │ │ │ │ @ instruction: 0xfffffd2d │ │ │ │ andseq r1, r4, ip, ror fp │ │ │ │ @ instruction: 0xfffffc4f │ │ │ │ andseq lr, r3, sl, asr #21 │ │ │ │ @ instruction: 0xfffffbc5 │ │ │ │ - andseq fp, r4, ip, lsr r8 │ │ │ │ + andseq fp, r4, r8, lsr r8 │ │ │ │ @ instruction: 0xfffffb51 │ │ │ │ @ instruction: 0xfffffae3 │ │ │ │ @ instruction: 0xfffffa77 │ │ │ │ andseq sl, r3, r4, ror #28 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febe462c <__bss_end__@@Base+0xfe8dee78> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @@ -122031,15 +122031,15 @@ │ │ │ │ andseq sl, r3, sl, lsr #25 │ │ │ │ andseq r2, r4, lr, ror #21 │ │ │ │ @ instruction: 0xfffffe53 │ │ │ │ andseq r0, r4, r6, ror #27 │ │ │ │ @ instruction: 0xfffffeab │ │ │ │ andseq r0, r4, lr, ror #24 │ │ │ │ @ instruction: 0xfffffebf │ │ │ │ - andseq ip, r4, r6, ror #27 │ │ │ │ + andseq ip, r4, r2, ror #27 │ │ │ │ @ instruction: 0xfffffed3 │ │ │ │ andseq r1, r4, sl, ror #14 │ │ │ │ @ instruction: 0xfffffdd7 │ │ │ │ @ instruction: 0xfffffd1d │ │ │ │ @ instruction: 0xfffffc9d │ │ │ │ andseq sl, r3, sl, lsr #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ @@ -122101,15 +122101,15 @@ │ │ │ │ blx 1b49a0e <__bss_end__@@Base+0x184425a> │ │ │ │ @ instruction: 0xf04fb928 │ │ │ │ @ instruction: 0x462031ff │ │ │ │ blx fee49a74 <__bss_end__@@Base+0xfeb442c0> │ │ │ │ strtmi r4, [r0], -r5, lsl #12 │ │ │ │ @ instruction: 0xf8b4f058 │ │ │ │ ldclt 6, cr4, [r8, #-160]! @ 0xffffff60 │ │ │ │ - andseq ip, r4, ip, lsr #24 │ │ │ │ + andseq ip, r4, r8, lsr #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl febe4aec <__bss_end__@@Base+0xfe8df338> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [ip, #-960] @ 0xfffffc40 │ │ │ │ strmi r2, [r4], -r0, lsl #2 │ │ │ │ ldrbtmi r2, [sp], #-1 │ │ │ │ ldcl 7, cr15, [r4], {136} @ 0x88 │ │ │ │ @@ -122418,23 +122418,23 @@ │ │ │ │ bmi 6cc998 <__bss_end__@@Base+0x3c71e4> │ │ │ │ tstpeq r1, pc, rrx @ p-variant is OBSOLETE │ │ │ │ ldrbtmi r4, [sl], #-1568 @ 0xfffff9e0 │ │ │ │ @ instruction: 0xf8a2f060 │ │ │ │ @ instruction: 0xf0574620 │ │ │ │ andcs pc, r1, fp, lsr lr @ │ │ │ │ svclt 0x0000bd10 │ │ │ │ - @ instruction: 0x001486de │ │ │ │ + @ instruction: 0x001486da │ │ │ │ @ instruction: 0xfffffd43 │ │ │ │ - andseq r7, r5, r6, lsr r9 │ │ │ │ + andseq r7, r5, r2, lsr r9 │ │ │ │ @ instruction: 0xfffffd57 │ │ │ │ andseq r1, r4, r2, lsr #4 │ │ │ │ @ instruction: 0xfffffdf3 │ │ │ │ mulseq r3, r2, lr │ │ │ │ @ instruction: 0xfffffe07 │ │ │ │ - andseq ip, r4, r2, lsl r8 │ │ │ │ + andseq ip, r4, lr, lsl #16 │ │ │ │ @ instruction: 0xfffffe1b │ │ │ │ @ instruction: 0x0013ddfa │ │ │ │ @ instruction: 0xfffffe2f │ │ │ │ @ instruction: 0xfffffe67 │ │ │ │ @ instruction: 0x0013f5f4 │ │ │ │ @ instruction: 0xfffffc9d │ │ │ │ @ instruction: 0xfffffcd5 │ │ │ │ @@ -122590,17 +122590,17 @@ │ │ │ │ @ instruction: 0xf99ef05d │ │ │ │ @ instruction: 0xf06f4a0b │ │ │ │ strtmi r0, [r0], -r1, lsl #2 │ │ │ │ @ instruction: 0xf05f447a │ │ │ │ strtmi pc, [r0], -r9, asr #30 │ │ │ │ stc2l 0, cr15, [r2], #348 @ 0x15c │ │ │ │ ldclt 0, cr2, [r0, #-4] │ │ │ │ - andseq r7, r5, r6, ror r2 │ │ │ │ + andseq r7, r5, r2, ror r2 │ │ │ │ @ instruction: 0xffffff05 │ │ │ │ - andseq sl, r4, r0, lsr #23 │ │ │ │ + mulseq r4, ip, fp │ │ │ │ @ instruction: 0xfffffe91 │ │ │ │ @ instruction: 0xfffffe23 │ │ │ │ @ instruction: 0xfffffdb7 │ │ │ │ andseq sl, r3, r8, asr #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl febe52a8 <__bss_end__@@Base+0xfe8dfaf4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @@ -122716,15 +122716,15 @@ │ │ │ │ @ instruction: 0xf8a2f05d │ │ │ │ @ instruction: 0xf06f4a0a │ │ │ │ strtmi r0, [r0], -r1, lsl #2 │ │ │ │ @ instruction: 0xf05f447a │ │ │ │ strtmi pc, [r0], -sp, asr #28 │ │ │ │ blx ffa4a3d6 <__bss_end__@@Base+0xff744c22> │ │ │ │ ldclt 0, cr2, [r0, #-4] │ │ │ │ - andseq r1, r5, sl, lsr #24 │ │ │ │ + andseq r1, r5, r6, lsr #24 │ │ │ │ @ instruction: 0xffffff27 │ │ │ │ @ instruction: 0xffffff5f │ │ │ │ @ instruction: 0xfffffeab │ │ │ │ @ instruction: 0xfffffe3f │ │ │ │ @ instruction: 0x00139fd0 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febe549c <__bss_end__@@Base+0xfe8dfce8> │ │ │ │ @@ -123312,15 +123312,15 @@ │ │ │ │ bmi 8cdba0 <__bss_end__@@Base+0x5c83ec> │ │ │ │ tstpeq r1, pc, rrx @ p-variant is OBSOLETE │ │ │ │ ldrbtmi r4, [sl], #-1568 @ 0xfffff9e0 │ │ │ │ @ instruction: 0xf9a6f05f │ │ │ │ @ instruction: 0xf0564620 │ │ │ │ andcs pc, r1, pc, lsr pc @ │ │ │ │ svclt 0x0000bd10 │ │ │ │ - @ instruction: 0x001514f2 │ │ │ │ + andseq r1, r5, lr, ror #9 │ │ │ │ @ instruction: 0xfffffca7 │ │ │ │ andseq r0, r4, lr, lsl #11 │ │ │ │ @ instruction: 0xfffffcff │ │ │ │ andseq r0, r4, r6, ror r5 │ │ │ │ @ instruction: 0xfffffd13 │ │ │ │ andseq r0, r4, lr, asr r5 │ │ │ │ @ instruction: 0xfffffd27 │ │ │ │ @@ -123822,23 +123822,23 @@ │ │ │ │ andseq r9, r3, r2, asr r0 │ │ │ │ @ instruction: 0x0013fef6 │ │ │ │ @ instruction: 0xfffffc71 │ │ │ │ andseq pc, r3, ip, asr #29 │ │ │ │ @ instruction: 0xfffffbb3 │ │ │ │ andseq r9, r3, lr, lsl r1 │ │ │ │ @ instruction: 0xfffffb3f │ │ │ │ - andseq r9, r4, r2, asr sl │ │ │ │ + andseq r9, r4, lr, asr #20 │ │ │ │ @ instruction: 0xfffffcaf │ │ │ │ andseq r9, r3, r6, asr #1 │ │ │ │ @ instruction: 0xfffffcc3 │ │ │ │ - andseq r4, r5, lr, lsr sp │ │ │ │ + andseq r4, r5, sl, lsr sp │ │ │ │ @ instruction: 0xfffffcd7 │ │ │ │ andseq pc, r3, r6, ror #27 │ │ │ │ @ instruction: 0xfffffceb │ │ │ │ - andseq r1, r5, r6 │ │ │ │ + andseq r1, r5, r2 │ │ │ │ @ instruction: 0xfffffcff │ │ │ │ @ instruction: 0xfffffd37 │ │ │ │ mulseq r3, r8, sp │ │ │ │ @ instruction: 0xfffffd49 │ │ │ │ andseq pc, r3, r0, ror sp @ │ │ │ │ @ instruction: 0xfffffd5d │ │ │ │ andseq sp, r3, r4, lsr #7 │ │ │ │ @@ -124251,15 +124251,15 @@ │ │ │ │ strdcs pc, [r1], -r3 │ │ │ │ svclt 0x0000bd10 │ │ │ │ eoreq sl, r1, ip, asr r8 │ │ │ │ andeq r0, r0, ip, ror #16 │ │ │ │ andseq r8, r3, r2, lsl #18 │ │ │ │ andseq r8, r3, r2, ror sl │ │ │ │ @ instruction: 0xfffffc33 │ │ │ │ - @ instruction: 0x001546b2 │ │ │ │ + andseq r4, r5, lr, lsr #13 │ │ │ │ @ instruction: 0xfffffc8b │ │ │ │ @ instruction: 0xfffffcc3 │ │ │ │ andseq pc, r3, r0, lsl #15 │ │ │ │ @ instruction: 0xfffffcd5 │ │ │ │ @ instruction: 0xfffffd0d │ │ │ │ andseq pc, r3, lr, asr #14 │ │ │ │ @ instruction: 0xfffffd1f │ │ │ │ @@ -124392,15 +124392,15 @@ │ │ │ │ strtmi r0, [r0], -r1, lsl #2 │ │ │ │ @ instruction: 0xf05e447a │ │ │ │ @ instruction: 0x4620f939 │ │ │ │ mrc2 0, 6, pc, cr2, cr5, {2} │ │ │ │ ldclt 0, cr2, [r0, #-4] │ │ │ │ mulseq r3, sl, r4 │ │ │ │ @ instruction: 0xffffff4d │ │ │ │ - andseq r8, r4, r0, lsl #31 │ │ │ │ + andseq r8, r4, ip, ror pc │ │ │ │ @ instruction: 0xffffff61 │ │ │ │ @ instruction: 0xfffffeaf │ │ │ │ @ instruction: 0xfffffe43 │ │ │ │ andseq r8, r3, r8, lsr #11 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febe6ec8 <__bss_end__@@Base+0xfe8e1714> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @@ -124686,15 +124686,15 @@ │ │ │ │ andcs pc, r1, sp, lsl #25 │ │ │ │ svclt 0x0000bd10 │ │ │ │ eoreq sl, r1, r8, lsl #2 │ │ │ │ andeq r0, r0, ip, ror #16 │ │ │ │ andseq r8, r3, lr, lsr #3 │ │ │ │ @ instruction: 0x001382fa │ │ │ │ @ instruction: 0xfffffd85 │ │ │ │ - @ instruction: 0x00148bb0 │ │ │ │ + andseq r8, r4, ip, lsr #23 │ │ │ │ @ instruction: 0xfffffddd │ │ │ │ andseq ip, r3, r8, lsl #14 │ │ │ │ @ instruction: 0xfffffdf1 │ │ │ │ @ instruction: 0xfffffe29 │ │ │ │ andseq r8, r3, sl, ror #4 │ │ │ │ @ instruction: 0xfffffe3b │ │ │ │ @ instruction: 0xfffffe73 │ │ │ │ @@ -124922,15 +124922,15 @@ │ │ │ │ @ instruction: 0xf0554620 │ │ │ │ @ instruction: 0x2001fab3 │ │ │ │ svclt 0x0000bd10 │ │ │ │ andseq fp, r3, r2, ror #22 │ │ │ │ @ instruction: 0xffffff05 │ │ │ │ andseq fp, r3, r0, ror #23 │ │ │ │ @ instruction: 0xfffffe03 │ │ │ │ - andseq r8, r4, r2, asr #14 │ │ │ │ + andseq r8, r4, lr, lsr r7 │ │ │ │ @ instruction: 0xfffffd8f │ │ │ │ @ instruction: 0xfffffd21 │ │ │ │ @ instruction: 0xfffffcb5 │ │ │ │ andseq r7, r3, sl, ror #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl febe7710 <__bss_end__@@Base+0xfe8e1f5c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @@ -125463,19 +125463,19 @@ │ │ │ │ @ instruction: 0xfffffe1f │ │ │ │ andseq sp, r3, lr, asr #17 │ │ │ │ @ instruction: 0xfffffdf1 │ │ │ │ andseq sp, r3, r4, asr #30 │ │ │ │ @ instruction: 0xfffffdc3 │ │ │ │ andseq sp, r3, r6, lsl #30 │ │ │ │ @ instruction: 0xfffffd95 │ │ │ │ - @ instruction: 0x0014b4fc │ │ │ │ + @ instruction: 0x0014b4f8 │ │ │ │ @ instruction: 0xfffffcb5 │ │ │ │ andseq fp, r3, r4, lsr r5 │ │ │ │ @ instruction: 0xfffffd7d │ │ │ │ - andseq r5, r5, r8, lsl #26 │ │ │ │ + andseq r5, r5, r4, lsl #26 │ │ │ │ @ instruction: 0xfffffd91 │ │ │ │ andseq lr, r3, r8, lsr #8 │ │ │ │ @ instruction: 0xfffffda5 │ │ │ │ @ instruction: 0xfffffccd │ │ │ │ @ instruction: 0xfffffba9 │ │ │ │ @ instruction: 0xfffffb3d │ │ │ │ andseq r7, r3, lr, lsl r5 │ │ │ │ @@ -126482,29 +126482,29 @@ │ │ │ │ strtmi pc, [r0], -r9, ror #17 │ │ │ │ mcr2 0, 4, pc, cr2, cr3, {2} @ │ │ │ │ ldclt 0, cr2, [r0, #-4] │ │ │ │ andseq sp, r3, r6, ror #14 │ │ │ │ @ instruction: 0xfffff971 │ │ │ │ andseq sp, r3, r4, asr #14 │ │ │ │ @ instruction: 0xfffff8b3 │ │ │ │ - andseq r3, r5, r2, ror #22 │ │ │ │ + andseq r3, r5, lr, asr fp │ │ │ │ @ instruction: 0xfffff83f │ │ │ │ @ instruction: 0xfffff9d3 │ │ │ │ andseq sl, r3, ip, asr #19 │ │ │ │ @ instruction: 0xfffff9e5 │ │ │ │ mulseq r3, r4, r6 │ │ │ │ @ instruction: 0xfffff9f9 │ │ │ │ @ instruction: 0xfffffa31 │ │ │ │ andseq fp, r3, r2, ror #12 │ │ │ │ @ instruction: 0xfffffa43 │ │ │ │ @ instruction: 0xfffffa7b │ │ │ │ andseq fp, r3, r0, lsr r6 │ │ │ │ @ instruction: 0xfffffa8d │ │ │ │ @ instruction: 0xfffffac5 │ │ │ │ - mulseq r4, sl, r3 │ │ │ │ + mulseq r4, r6, r3 │ │ │ │ @ instruction: 0xfffffad7 │ │ │ │ @ instruction: 0xfffffb0f │ │ │ │ andseq fp, r3, r0, asr #11 │ │ │ │ @ instruction: 0xfffffb21 │ │ │ │ @ instruction: 0xfffffb59 │ │ │ │ andseq fp, r3, lr, lsl #11 │ │ │ │ @ instruction: 0xfffffb6b │ │ │ │ @@ -126869,15 +126869,15 @@ │ │ │ │ @ instruction: 0xf0534620 │ │ │ │ andcs pc, r1, sp, ror fp @ │ │ │ │ svclt 0x0000bd10 │ │ │ │ @ instruction: 0x0013a1f6 │ │ │ │ @ instruction: 0xffffff49 │ │ │ │ andseq ip, r3, ip, ror pc │ │ │ │ @ instruction: 0xfffffe8b │ │ │ │ - andseq sl, r4, lr, ror sp │ │ │ │ + andseq sl, r4, sl, ror sp │ │ │ │ @ instruction: 0xfffffdcd │ │ │ │ andseq ip, r3, r0, lsr #30 │ │ │ │ @ instruction: 0xfffffd0f │ │ │ │ @ instruction: 0x0013cef6 │ │ │ │ @ instruction: 0xfffffc51 │ │ │ │ @ instruction: 0x0013b1fc │ │ │ │ @ instruction: 0xfffffb93 │ │ │ │ @@ -127279,15 +127279,15 @@ │ │ │ │ @ instruction: 0xfffffda7 │ │ │ │ mulseq r3, r2, r9 │ │ │ │ @ instruction: 0xfffffdbb │ │ │ │ andseq ip, r3, r2, ror r9 │ │ │ │ @ instruction: 0xfffffdcf │ │ │ │ andseq ip, r3, lr, asr #18 │ │ │ │ @ instruction: 0xfffffde3 │ │ │ │ - andseq r9, r4, lr, lsr r1 │ │ │ │ + andseq r9, r4, sl, lsr r1 │ │ │ │ @ instruction: 0xfffffb4f │ │ │ │ @ instruction: 0xfffffa9d │ │ │ │ @ instruction: 0xfffffa31 │ │ │ │ @ instruction: 0x001358d6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl febe9be4 <__bss_end__@@Base+0xfe8e4430> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @@ -127509,19 +127509,19 @@ │ │ │ │ blx cceeaa <__bss_end__@@Base+0x9c96f6> │ │ │ │ @ instruction: 0xf06f4a12 │ │ │ │ strtmi r0, [r0], -r1, lsl #2 │ │ │ │ @ instruction: 0xf05b447a │ │ │ │ @ instruction: 0x4620f8db │ │ │ │ mrc2 0, 3, pc, cr4, cr2, {2} │ │ │ │ ldclt 0, cr2, [r0, #-4] │ │ │ │ - andseq r1, r5, lr, lsr r3 │ │ │ │ + andseq r1, r5, sl, lsr r3 │ │ │ │ @ instruction: 0xfffffe3f │ │ │ │ andseq r5, r3, lr, asr r6 │ │ │ │ @ instruction: 0xfffffe97 │ │ │ │ - mulseq r4, r2, pc @ │ │ │ │ + andseq r5, r4, lr, lsl #31 │ │ │ │ @ instruction: 0xfffffeab │ │ │ │ andseq r5, r3, r6, lsl #12 │ │ │ │ @ instruction: 0xfffffebf │ │ │ │ andseq sl, r3, r2, ror #30 │ │ │ │ @ instruction: 0xfffffed3 │ │ │ │ @ instruction: 0xfffffdb7 │ │ │ │ @ instruction: 0xfffffd03 │ │ │ │ @@ -127841,15 +127841,15 @@ │ │ │ │ andcs pc, r1, r7, ror #23 │ │ │ │ svclt 0x0000bd10 │ │ │ │ eoreq r6, r1, ip, ror #31 │ │ │ │ andeq r0, r0, ip, ror #16 │ │ │ │ mulseq r3, r2, r0 │ │ │ │ @ instruction: 0x001351de │ │ │ │ @ instruction: 0xfffffd41 │ │ │ │ - mulseq r4, r4, sl │ │ │ │ + mulseq r4, r0, sl │ │ │ │ @ instruction: 0xfffffd99 │ │ │ │ andseq sl, r3, ip, lsl fp │ │ │ │ @ instruction: 0xfffffdad │ │ │ │ @ instruction: 0x001395bc │ │ │ │ @ instruction: 0xfffffdc1 │ │ │ │ @ instruction: 0xfffffdf9 │ │ │ │ andseq r5, r3, lr, lsl r1 │ │ │ │ @@ -127961,15 +127961,15 @@ │ │ │ │ andcs pc, r0, r1, ror #23 │ │ │ │ ldclt 0, cr11, [r0, #-20]! @ 0xffffffec │ │ │ │ @ instruction: 0xf0504620 │ │ │ │ ldr pc, [sp, r1, ror #22]! │ │ │ │ ldrdeq r6, [r1], -r4 @ │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - andseq r5, r4, sl, lsl #25 │ │ │ │ + andseq r5, r4, r6, lsl #25 │ │ │ │ andseq fp, r3, r6, ror #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl febea680 <__bss_end__@@Base+0xfe8e4ecc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [fp, #-960] @ 0xfffffc40 │ │ │ │ @ instruction: 0xf0504604 │ │ │ │ blmi 352c24 <__bss_end__@@Base+0x4d470> │ │ │ │ @@ -128467,30 +128467,30 @@ │ │ │ │ eoreq r6, r1, r8, lsl r8 │ │ │ │ andeq r0, r0, ip, ror #16 │ │ │ │ @ instruction: 0x001348be │ │ │ │ andseq r7, r3, r2, ror #19 │ │ │ │ @ instruction: 0xfffffae9 │ │ │ │ andseq fp, r3, ip, ror #18 │ │ │ │ @ instruction: 0xfffffa73 │ │ │ │ - andseq r6, r4, r2, asr #23 │ │ │ │ + @ instruction: 0x00146bbe │ │ │ │ @ instruction: 0xfffffb8b │ │ │ │ andseq r8, r3, r2, ror #22 │ │ │ │ @ instruction: 0xfffffb9f │ │ │ │ andseq fp, r3, r2, ror #17 │ │ │ │ @ instruction: 0xfffffbb3 │ │ │ │ andseq r9, r3, lr, lsl r5 │ │ │ │ @ instruction: 0xfffffbc7 │ │ │ │ @ instruction: 0xfffffbff │ │ │ │ @ instruction: 0x001347b8 │ │ │ │ @ instruction: 0xfffffc11 │ │ │ │ @ instruction: 0xfffffc49 │ │ │ │ andseq r8, r3, sl, ror ip │ │ │ │ @ instruction: 0xfffffc5b │ │ │ │ @ instruction: 0xfffffc93 │ │ │ │ - andseq r2, r5, r0, ror r0 │ │ │ │ + andseq r2, r5, ip, rrx │ │ │ │ @ instruction: 0xfffffca5 │ │ │ │ andseq r9, r3, ip, lsl #13 │ │ │ │ @ instruction: 0xfffffcb9 │ │ │ │ @ instruction: 0x001377dc │ │ │ │ @ instruction: 0xfffffccd │ │ │ │ @ instruction: 0xfffffd05 │ │ │ │ andseq fp, r3, sl, ror #14 │ │ │ │ @@ -129096,18 +129096,18 @@ │ │ │ │ stmdbmi sl, {r0, r2, r3, r7, r9, ip, sp, lr} │ │ │ │ ldrbtmi r4, [fp], #-2058 @ 0xfffff7f6 │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ svc 0x00f8f780 │ │ │ │ eoreq r5, r1, ip, lsl #22 │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ andseq sl, r3, r8, asr sp │ │ │ │ - andseq r2, r5, lr, ror sl │ │ │ │ + andseq r2, r5, sl, ror sl │ │ │ │ andseq sl, r3, r0, lsl sp │ │ │ │ andseq sl, r3, sl, lsl sp │ │ │ │ - andseq r2, r5, sl, ror #20 │ │ │ │ + andseq r2, r5, r6, ror #20 │ │ │ │ @ instruction: 0x0013acfc │ │ │ │ andseq sl, r3, r2, lsl sp │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d8f8cc │ │ │ │ addlt r6, r1, r5, asr #16 │ │ │ │ @@ -129194,15 +129194,15 @@ │ │ │ │ svcmi 0x00f0e8bd │ │ │ │ ldmlt r8!, {r0, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ sbcsvs r6, r3, sl, lsr r8 │ │ │ │ svclt 0x0000e7db │ │ │ │ andseq sl, r3, ip, asr #25 │ │ │ │ eoreq r5, r1, r6, lsl sl │ │ │ │ andseq sl, r3, sl, asr #25 │ │ │ │ - andseq r4, r4, r8, ror #5 │ │ │ │ + andseq r4, r4, r4, ror #5 │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ @ instruction: 0xffffff21 │ │ │ │ andseq sl, r3, r6, asr #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl febeb9d8 <__bss_end__@@Base+0xfe8e6224> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [fp, #-960] @ 0xfffffc40 │ │ │ │ @@ -129584,15 +129584,15 @@ │ │ │ │ stmdavs r4!, {r0, r2, r8} │ │ │ │ @ instruction: 0xf04d9400 │ │ │ │ andcs pc, r0, r9, lsr #30 │ │ │ │ ldclt 0, cr11, [r0, #-20]! @ 0xffffffec │ │ │ │ eoreq r5, r1, r8, ror r3 │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x001448be │ │ │ │ + @ instruction: 0x001448ba │ │ │ │ @ instruction: 0x0013a6f2 │ │ │ │ andeq r0, r0, r0, lsr #16 │ │ │ │ andseq sl, r3, r8, asr #13 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e0f8cc │ │ │ │ @@ -129659,15 +129659,15 @@ │ │ │ │ strdvs r8, [r0], #112 @ 0x70 @ │ │ │ │ andeq lr, r2, r0, asr #19 │ │ │ │ svclt 0x0000e7ab │ │ │ │ eoreq sl, r3, r2, lsl r2 │ │ │ │ mlaeq r1, r6, r2, r5 │ │ │ │ andseq sl, r3, r8, ror #9 │ │ │ │ andseq sl, r3, r8, ror #9 │ │ │ │ - andseq r3, r4, r0, ror #21 │ │ │ │ + @ instruction: 0x00143adc │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ @ instruction: 0xfffff777 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl febec118 <__bss_end__@@Base+0xfe8e6964> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [sl, #-960] @ 0xfffffc40 │ │ │ │ @ instruction: 0xf04f4604 │ │ │ │ @@ -129865,16 +129865,16 @@ │ │ │ │ @ instruction: 0xff6cf049 │ │ │ │ bicle r2, r0, r0, lsl #16 │ │ │ │ strtmi r4, [r0], -r1, lsl #12 │ │ │ │ @ instruction: 0xf866f061 │ │ │ │ svclt 0x0000e7bb │ │ │ │ eoreq r4, r1, lr, lsl pc │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ - andseq r4, r4, r8, asr #21 │ │ │ │ - andseq r4, r4, sl, lsl #21 │ │ │ │ + andseq r4, r4, r4, asr #21 │ │ │ │ + andseq r4, r4, r6, lsl #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl febec44c <__bss_end__@@Base+0xfe8e6c98> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r9, #-960] @ 0xfffffc40 │ │ │ │ ldrbtmi r4, [sp], #-1540 @ 0xfffff9fc │ │ │ │ blx ff951382 <__bss_end__@@Base+0xff64bbce> │ │ │ │ stmdacs r1, {r4, r5, r8, r9, ip, sp, pc} │ │ │ │ @@ -129898,15 +129898,15 @@ │ │ │ │ @ instruction: 0xf0614620 │ │ │ │ ldrb pc, [fp, r9, lsr #16] @ │ │ │ │ strtmi r4, [r0], -r4, lsl #18 │ │ │ │ @ instruction: 0xf0574479 │ │ │ │ ldrb pc, [r5, sp, ror #29] @ │ │ │ │ eoreq r4, r1, sl, asr #28 │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ - @ instruction: 0x001449f0 │ │ │ │ + andseq r4, r4, ip, ror #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febec4cc <__bss_end__@@Base+0xfe8e6d18> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [r7, #-896]! @ 0xfffffc80 │ │ │ │ strmi fp, [r4], -r5, lsl #1 │ │ │ │ blx fe951402 <__bss_end__@@Base+0xfe64bc4e> │ │ │ │ stmdacs r0, {r0, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ @@ -130131,21 +130131,21 @@ │ │ │ │ strb pc, [r7, r7, ror #21] @ │ │ │ │ stcle 8, cr2, [r2], {4} │ │ │ │ ldcle 8, cr2, [r0] │ │ │ │ tstcs r4, r9, ror #14 │ │ │ │ @ instruction: 0xf0594620 │ │ │ │ strb pc, [r4, -sp, ror #21]! @ │ │ │ │ mlaeq r1, r0, fp, r4 │ │ │ │ - andseq r4, r4, r0, lsr #14 │ │ │ │ + andseq r4, r4, ip, lsl r7 │ │ │ │ mulseq r3, ip, lr │ │ │ │ mulseq r3, lr, lr │ │ │ │ - @ instruction: 0x001446f8 │ │ │ │ + @ instruction: 0x001446f4 │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ andseq r9, r3, r6, asr lr │ │ │ │ - @ instruction: 0x001446b0 │ │ │ │ + andseq r4, r4, ip, lsr #13 │ │ │ │ andeq r0, r0, ip, lsr #20 │ │ │ │ andseq r8, r3, r0, lsr #20 │ │ │ │ andseq r9, r3, r0, asr #28 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febec894 <__bss_end__@@Base+0xfe8e70e0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ mrcmi 15, 0, r0, cr13, cr0, {7} │ │ │ │ @@ -131203,15 +131203,15 @@ │ │ │ │ ldrmi r4, [r9], -r0, lsr #12 │ │ │ │ ldmdavs r2, {r1, r4, r5, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf954f045 │ │ │ │ ldcllt 0, cr2, [r0, #-0] │ │ │ │ strdeq r3, [r1], -r4 @ │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ andseq r5, r3, r6, ror r7 │ │ │ │ - andseq r9, r4, lr, lsl #15 │ │ │ │ + andseq r9, r4, sl, lsl #15 │ │ │ │ andeq r0, r0, r0, lsl #21 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febed934 <__bss_end__@@Base+0xfe8e8180> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ mrcmi 15, 0, r0, cr13, cr0, {7} │ │ │ │ @ instruction: 0xf04d4604 │ │ │ │ blmi 7d5738 <__bss_end__@@Base+0x4cff84> │ │ │ │ @@ -132039,15 +132039,15 @@ │ │ │ │ ldrmi r4, [r9], -r0, lsr #12 │ │ │ │ ldmdavs r2, {r1, r4, r5, r7, fp, ip, lr} │ │ │ │ blx ff3d3534 <__bss_end__@@Base+0xff0cdd80> │ │ │ │ ldcllt 0, cr2, [r0, #-0] │ │ │ │ eoreq r2, r1, r4, ror #25 │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ andseq r4, r3, r6, ror #20 │ │ │ │ - @ instruction: 0x001468ba │ │ │ │ + @ instruction: 0x001468b6 │ │ │ │ andeq r0, r0, r4, ror r6 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febee644 <__bss_end__@@Base+0xfe8e8e90> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ mrcmi 15, 0, r0, cr13, cr0, {7} │ │ │ │ @ instruction: 0xf04c4604 │ │ │ │ blmi 7d6a28 <__bss_end__@@Base+0x4d1274> │ │ │ │ @@ -132115,15 +132115,15 @@ │ │ │ │ ldrmi r4, [r9], -r0, lsr #12 │ │ │ │ ldmdavs r2, {r1, r4, r5, r7, fp, ip, lr} │ │ │ │ blx dd3664 <__bss_end__@@Base+0xacdeb0> │ │ │ │ ldcllt 0, cr2, [r0, #-0] │ │ │ │ strhteq r2, [r1], -r4 │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ andseq r4, r3, r6, lsr r9 │ │ │ │ - andseq r1, r4, r2, lsr #26 │ │ │ │ + andseq r1, r4, lr, lsl sp │ │ │ │ andeq r0, r0, ip, ror r6 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febee774 <__bss_end__@@Base+0xfe8e8fc0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ mrcmi 15, 0, r0, cr13, cr0, {7} │ │ │ │ @ instruction: 0xf04c4604 │ │ │ │ blmi 7d68f8 <__bss_end__@@Base+0x4d1144> │ │ │ │ @@ -133056,15 +133056,15 @@ │ │ │ │ bmi 257344 │ │ │ │ tstpeq r1, pc, rrx @ p-variant is OBSOLETE │ │ │ │ ldrbtmi r4, [sl], #-1568 @ 0xfffff9e0 │ │ │ │ stc2 0, cr15, [r0, #340] @ 0x154 │ │ │ │ ldclt 0, cr2, [r8, #-0] │ │ │ │ ldrdeq r1, [r1], -ip @ │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ - andseq sp, r4, r2, lsl #3 │ │ │ │ + andseq sp, r4, lr, ror r1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febef624 <__bss_end__@@Base+0xfe8e9e70> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi adc3cc <__bss_end__@@Base+0x7d6c18> │ │ │ │ blmi b0463c <__bss_end__@@Base+0x7fee88> │ │ │ │ ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ ldrbtmi r4, [sp], #-3368 @ 0xfffff2d8 │ │ │ │ @@ -133162,15 +133162,15 @@ │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-788 @ 0xfffffcec │ │ │ │ ldmda r6!, {r0, r2, r3, r4, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ mlaeq r1, sl, fp, r1 │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ @ instruction: 0xffffc119 │ │ │ │ @ instruction: 0x00136dda │ │ │ │ - andseq lr, r4, r8, ror #21 │ │ │ │ + andseq lr, r4, r4, ror #21 │ │ │ │ @ instruction: 0x00136eba │ │ │ │ andseq r6, r3, r2, ror #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl febef7d4 <__bss_end__@@Base+0xfe8ea020> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 51c59c <__bss_end__@@Base+0x216de8> │ │ │ │ bmi 529df4 <__bss_end__@@Base+0x224640> │ │ │ │ @@ -133267,15 +133267,15 @@ │ │ │ │ mrc2 7, 6, pc, cr4, cr15, {7} │ │ │ │ andlt r2, r5, r0 │ │ │ │ @ instruction: 0x4601bd30 │ │ │ │ @ instruction: 0xf04b4620 │ │ │ │ @ instruction: 0xe7d9f93d │ │ │ │ eoreq r1, r1, r8, ror #19 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - andseq r0, r4, r8, ror #30 │ │ │ │ + andseq r0, r4, r4, ror #30 │ │ │ │ mulseq r3, ip, sp │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febef978 <__bss_end__@@Base+0xfe8ea1c4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [sl, #-896]! @ 0xfffffc80 │ │ │ │ strmi fp, [r4], -r5, lsl #1 │ │ │ │ @@ -133318,15 +133318,15 @@ │ │ │ │ mcr2 7, 3, pc, cr14, cr15, {7} @ │ │ │ │ andlt r2, r5, r0 │ │ │ │ @ instruction: 0x4601bd30 │ │ │ │ @ instruction: 0xf04b4620 │ │ │ │ @ instruction: 0xe7d9f8d7 │ │ │ │ eoreq r1, r1, ip, lsl r9 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - mulseq r4, ip, lr │ │ │ │ + mulseq r4, r8, lr │ │ │ │ @ instruction: 0x00136cd0 │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl febefa44 <__bss_end__@@Base+0xfe8ea290> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [fp, #-960] @ 0xfffffc40 │ │ │ │ @ instruction: 0xf04b4604 │ │ │ │ @@ -133799,15 +133799,15 @@ │ │ │ │ stc2 0, cr15, [r8], {245} @ 0xf5 │ │ │ │ @ instruction: 0xf77ce7fa │ │ │ │ svclt 0x0000eb4a │ │ │ │ eoreq r1, r1, r2, lsr #3 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ mlaeq r1, lr, r1, r1 │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ - andseq r6, r4, ip, lsr pc │ │ │ │ + andseq r6, r4, r8, lsr pc │ │ │ │ eoreq r1, r1, ip, lsr #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febf01c4 <__bss_end__@@Base+0xfe8eaa10> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi b5cf6c <__bss_end__@@Base+0x8577b8> │ │ │ │ blmi b851dc <__bss_end__@@Base+0x87fa28> │ │ │ │ ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ @@ -134011,15 +134011,15 @@ │ │ │ │ blx 18d56c0 <__bss_end__@@Base+0x15cff0c> │ │ │ │ @ instruction: 0xf77ce7fa │ │ │ │ svclt 0x0000e9a2 │ │ │ │ eoreq r0, r1, r2, asr lr │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ eoreq r0, r1, lr, asr #28 │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ - andseq pc, r3, r0, asr #31 │ │ │ │ + @ instruction: 0x0013ffbc │ │ │ │ ldrdeq r0, [r1], -ip @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febf0514 <__bss_end__@@Base+0xfe8ead60> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi b5d2bc <__bss_end__@@Base+0x857b08> │ │ │ │ blmi b8552c <__bss_end__@@Base+0x87fd78> │ │ │ │ ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ @@ -134382,15 +134382,15 @@ │ │ │ │ @ instruction: 0xff7af0f4 │ │ │ │ @ instruction: 0xf77be7fa │ │ │ │ svclt 0x0000eebc │ │ │ │ eoreq r0, r1, r6, lsl #17 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ eoreq r0, r1, r2, lsl #17 │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ - andseq r4, r4, ip, asr r4 │ │ │ │ + andseq r4, r4, r8, asr r4 │ │ │ │ eoreq r0, r1, r0, lsl r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febf0ae0 <__bss_end__@@Base+0xfe8eb32c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi b5d888 <__bss_end__@@Base+0x8580d4> │ │ │ │ blmi b85af8 <__bss_end__@@Base+0x880344> │ │ │ │ ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ @@ -138741,44 +138741,44 @@ │ │ │ │ @ instruction: 0xf04d4479 │ │ │ │ stmibmi r5!, {r0, r3, r5, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ strtmi r2, [r0], -r1, lsl #4 │ │ │ │ hvc 29769 @ 0x7449 │ │ │ │ andseq r2, r3, r4, lsl #15 │ │ │ │ eoreq sp, r0, r0, lsl #7 │ │ │ │ andseq r2, r3, ip, ror r7 │ │ │ │ - @ instruction: 0x0013bef8 │ │ │ │ + @ instruction: 0x0013bef4 │ │ │ │ andseq r2, r3, r0, asr r7 │ │ │ │ andseq r2, r3, r0, asr #14 │ │ │ │ andseq r2, r3, r4, lsr r7 │ │ │ │ andseq r2, r3, r4, lsr #14 │ │ │ │ andseq r2, r3, r8, lsl r7 │ │ │ │ andseq r2, r3, r8, lsl #14 │ │ │ │ @ instruction: 0x001326fc │ │ │ │ @ instruction: 0x001326f0 │ │ │ │ andseq r2, r3, r4, ror #13 │ │ │ │ andseq r2, r3, r0, ror #13 │ │ │ │ @ instruction: 0x001326d4 │ │ │ │ - andseq fp, r3, ip, asr #20 │ │ │ │ + andseq fp, r3, r8, asr #20 │ │ │ │ @ instruction: 0x001326b8 │ │ │ │ andseq r2, r3, ip, lsr #13 │ │ │ │ mulseq r3, ip, r6 │ │ │ │ mulseq r3, r0, r6 │ │ │ │ andseq pc, r2, r4, asr #31 │ │ │ │ - andseq ip, r3, ip, lsl #14 │ │ │ │ + andseq ip, r3, r8, lsl #14 │ │ │ │ andseq r2, r3, r0, asr r6 │ │ │ │ andseq r2, r3, r4, asr #12 │ │ │ │ andseq r2, r3, ip, lsr r6 │ │ │ │ andseq r2, r3, r0, lsr r6 │ │ │ │ andseq r2, r3, r8, lsr #12 │ │ │ │ andseq r2, r3, ip, lsl r6 │ │ │ │ andseq r2, r3, r0, lsl r6 │ │ │ │ - andseq fp, r3, r4, lsr #12 │ │ │ │ + andseq fp, r3, r0, lsr #12 │ │ │ │ andseq r2, r3, ip, ror #11 │ │ │ │ - andseq r6, r4, r0, ror #27 │ │ │ │ - @ instruction: 0x0013bdb0 │ │ │ │ + @ instruction: 0x00146ddc │ │ │ │ + andseq fp, r3, ip, lsr #27 │ │ │ │ andseq r2, r3, ip, lsr #11 │ │ │ │ mulseq r3, ip, r5 │ │ │ │ mulseq r3, r0, r5 │ │ │ │ andseq r2, r3, r4, ror r5 │ │ │ │ andseq r2, r3, r8, ror #10 │ │ │ │ andseq r2, r3, ip, asr r5 │ │ │ │ andseq r2, r3, r8, asr r5 │ │ │ │ @@ -138838,27 +138838,27 @@ │ │ │ │ @ instruction: 0xffffb137 │ │ │ │ ldrsbeq r2, [r3], -r8 │ │ │ │ @ instruction: 0xffff78a1 │ │ │ │ andseq r2, r3, lr, lsr #1 │ │ │ │ @ instruction: 0xffffafff │ │ │ │ andseq r2, r3, r8, lsl #1 │ │ │ │ @ instruction: 0xffff70f5 │ │ │ │ - andseq sp, r3, r2, asr r0 │ │ │ │ + andseq sp, r3, lr, asr #32 │ │ │ │ @ instruction: 0xffff7105 │ │ │ │ andseq r2, r3, r2, lsr r0 │ │ │ │ @ instruction: 0xffffb0f9 │ │ │ │ - andseq r8, r4, r2, asr #29 │ │ │ │ + @ instruction: 0x00148ebe │ │ │ │ @ instruction: 0xffff743d │ │ │ │ - andseq r8, r4, lr, lsl sp │ │ │ │ + andseq r8, r4, sl, lsl sp │ │ │ │ @ instruction: 0xffff7375 │ │ │ │ @ instruction: 0xffff730b │ │ │ │ andseq lr, r2, r6, lsl #18 │ │ │ │ @ instruction: 0xffff71fd │ │ │ │ @ instruction: 0xffffabaf │ │ │ │ - andseq ip, r3, sl, lsl #26 │ │ │ │ + andseq ip, r3, r6, lsl #26 │ │ │ │ @ instruction: 0xffffb04d │ │ │ │ andseq r1, r3, r6, lsl pc │ │ │ │ @ instruction: 0xffffb0e5 │ │ │ │ andseq r1, r3, lr, ror #29 │ │ │ │ @ instruction: 0xffffb0f5 │ │ │ │ andseq r1, r3, r2, asr #29 │ │ │ │ @ instruction: 0xffffb105 │ │ │ │ @@ -138869,24 +138869,24 @@ │ │ │ │ andseq r1, r3, sl, asr #28 │ │ │ │ @ instruction: 0xffffb2cd │ │ │ │ andseq sl, r2, r6, lsl #16 │ │ │ │ @ instruction: 0xffffb2dd │ │ │ │ @ instruction: 0xffffb313 │ │ │ │ @ instruction: 0x00131dda │ │ │ │ @ instruction: 0xffffb321 │ │ │ │ - andseq r7, r3, r2, ror #30 │ │ │ │ + andseq r7, r3, lr, asr pc │ │ │ │ @ instruction: 0xffffb331 │ │ │ │ - andseq fp, r3, r6, ror r1 │ │ │ │ + andseq fp, r3, r2, ror r1 │ │ │ │ @ instruction: 0xffffb341 │ │ │ │ - andseq r2, r4, r6, ror r6 │ │ │ │ + andseq r2, r4, r2, ror r6 │ │ │ │ @ instruction: 0xffffb351 │ │ │ │ andseq r1, r3, r2, lsl sp │ │ │ │ @ instruction: 0xffffafa9 │ │ │ │ @ instruction: 0xffffafdf │ │ │ │ - andseq ip, r3, r6, lsr r3 │ │ │ │ + andseq ip, r3, r2, lsr r3 │ │ │ │ @ instruction: 0xffffafed │ │ │ │ andseq r1, r3, r2, lsr #25 │ │ │ │ @ instruction: 0xffffafff │ │ │ │ andseq r1, r3, r2, lsl #25 │ │ │ │ @ instruction: 0xffff6dcf │ │ │ │ andseq r1, r3, lr, asr ip │ │ │ │ @ instruction: 0xffffafe3 │ │ │ │ @@ -141132,15 +141132,15 @@ │ │ │ │ @ instruction: 0xffff9359 │ │ │ │ andeq r0, r0, ip, ror #16 │ │ │ │ @ instruction: 0x00128dbc │ │ │ │ mulseq r2, ip, sp │ │ │ │ andseq r8, r2, r0, asr #27 │ │ │ │ mulseq r2, r8, sp │ │ │ │ @ instruction: 0x00128dbc │ │ │ │ - @ instruction: 0x00132ef8 │ │ │ │ + @ instruction: 0x00132ef4 │ │ │ │ andseq r8, r2, r8, lsl #25 │ │ │ │ andseq r9, r2, ip, lsl sl │ │ │ │ andseq r8, r2, ip, ror sp │ │ │ │ andseq lr, r2, r0, ror #24 │ │ │ │ andseq r8, r2, r8, ror sp │ │ │ │ andseq pc, r2, ip, lsl #20 │ │ │ │ andseq r8, r2, ip, ror #26 │ │ │ │ @@ -143532,15 +143532,15 @@ │ │ │ │ @ instruction: 0xff80f042 │ │ │ │ andlt r2, r5, r0 │ │ │ │ @ instruction: 0x4601bd30 │ │ │ │ @ instruction: 0xf0414620 │ │ │ │ strb pc, [r4, fp, lsl #18]! @ │ │ │ │ eoreq r7, r0, r8, ror #18 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - andseq r6, r3, ip, ror #29 │ │ │ │ + andseq r6, r3, r8, ror #29 │ │ │ │ ldrsbeq sp, [r2], -r8 │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febf99dc <__bss_end__@@Base+0xfe8f4228> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [r3, #-896]! @ 0xfffffc80 │ │ │ │ strmi fp, [r4], -r5, lsl #1 │ │ │ │ @@ -143576,15 +143576,15 @@ │ │ │ │ @ instruction: 0xff28f042 │ │ │ │ andlt r2, r5, r0 │ │ │ │ @ instruction: 0x4601bd30 │ │ │ │ @ instruction: 0xf0414620 │ │ │ │ @ instruction: 0xe7e4f8b3 │ │ │ │ strhteq r7, [r0], -r8 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - andseq r6, r3, ip, lsr lr │ │ │ │ + andseq r6, r3, r8, lsr lr │ │ │ │ andseq sp, r2, r8, lsr #32 │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febf9a8c <__bss_end__@@Base+0xfe8f42d8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [r3, #-896]! @ 0xfffffc80 │ │ │ │ strmi fp, [r4], -r5, lsl #1 │ │ │ │ @@ -144514,21 +144514,21 @@ │ │ │ │ bmi 76304c <__bss_end__@@Base+0x45d898> │ │ │ │ tstpeq r1, pc, rrx @ p-variant is OBSOLETE │ │ │ │ ldrbtmi r4, [sl], #-1568 @ 0xfffff9e0 │ │ │ │ blx fffdf83e <__bss_end__@@Base+0xffcda08a> │ │ │ │ @ instruction: 0xf0424620 │ │ │ │ mulcs r1, r5, r9 │ │ │ │ svclt 0x0000bd10 │ │ │ │ - andseq r2, r4, lr, asr r0 │ │ │ │ + andseq r2, r4, sl, asr r0 │ │ │ │ @ instruction: 0xfffffd73 │ │ │ │ @ instruction: 0x00128ed6 │ │ │ │ @ instruction: 0xfffffdcb │ │ │ │ mulseq r2, lr, fp │ │ │ │ @ instruction: 0xfffffddf │ │ │ │ - andseq r6, r3, lr, lsr #18 │ │ │ │ + andseq r6, r3, sl, lsr #18 │ │ │ │ @ instruction: 0xfffffdf3 │ │ │ │ andseq r9, r2, r2, ror #22 │ │ │ │ @ instruction: 0xfffffe07 │ │ │ │ andseq r9, r2, lr, lsr fp │ │ │ │ @ instruction: 0xfffffe1b │ │ │ │ andseq r9, r2, r6, lsl fp │ │ │ │ @ instruction: 0xfffffe2f │ │ │ │ @@ -145301,37 +145301,37 @@ │ │ │ │ svclt 0x0000e7f1 │ │ │ │ ldrbtmi r0, [sl], #-0 │ │ │ │ andseq fp, r2, r8, lsl #12 │ │ │ │ @ instruction: 0x0012b5f8 │ │ │ │ @ instruction: 0x0012b5b8 │ │ │ │ andseq fp, r2, r4, lsr #11 │ │ │ │ andseq fp, r2, r8, lsr #11 │ │ │ │ - andseq r1, r3, sl, lsr #3 │ │ │ │ + andseq r1, r3, r6, lsr #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl febfb578 <__bss_end__@@Base+0xfe8f5dc4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 1e8360 │ │ │ │ eorsmi pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7714478 │ │ │ │ svclt 0x0000e946 │ │ │ │ - andseq r2, r4, r0, asr sp │ │ │ │ + andseq r2, r4, ip, asr #26 │ │ │ │ andseq fp, r2, sl, ror r5 │ │ │ │ andseq fp, r2, ip, lsl #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl febfb5a8 <__bss_end__@@Base+0xfe8f5df4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 1e8390 │ │ │ │ sbcmi pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-792 @ 0xfffffce8 │ │ │ │ stmdb ip!, {r0, r4, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - andseq r2, r4, r0, lsr #26 │ │ │ │ + andseq r2, r4, ip, lsl sp │ │ │ │ andseq fp, r2, sl, asr #10 │ │ │ │ andseq fp, r2, sl, ror #10 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e0f8cc │ │ │ │ bvc 2deb58 <__bss_start@@Base+0xfb48> │ │ │ │ @@ -145408,18 +145408,18 @@ │ │ │ │ teqcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7714478 │ │ │ │ svclt 0x0000e88c │ │ │ │ andseq fp, r2, sl, lsr r5 │ │ │ │ eoreq r6, r1, r2, lsl r0 │ │ │ │ @ instruction: 0x0012b4f2 │ │ │ │ andeq r0, r0, r9, asr r8 │ │ │ │ - @ instruction: 0x00142bfc │ │ │ │ + @ instruction: 0x00142bf8 │ │ │ │ andseq fp, r2, r6, lsr #8 │ │ │ │ andseq fp, r2, r6, lsr r4 │ │ │ │ - @ instruction: 0x00142bde │ │ │ │ + @ instruction: 0x00142bda │ │ │ │ andseq fp, r2, r8, lsl #8 │ │ │ │ andseq fp, r2, r8, lsl r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl febfb738 <__bss_end__@@Base+0xfe8f5f84> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf06d0ff8 │ │ │ │ msrlt CPSR_, r5, lsl sp │ │ │ │ @@ -145460,15 +145460,15 @@ │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ vqdmulh.s d20, d0, d5 │ │ │ │ stmdbmi r5, {r0, r1, r3, r5, r7, r9, ip} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movtcc r4, #17529 @ 0x4479 │ │ │ │ @ instruction: 0xf7714478 │ │ │ │ svclt 0x0000e81c │ │ │ │ - @ instruction: 0x00142afe │ │ │ │ + @ instruction: 0x00142afa │ │ │ │ andseq fp, r2, r8, lsr #6 │ │ │ │ andseq sl, r2, ip, asr sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl febfb7fc <__bss_end__@@Base+0xfe8f6048> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x460c0ff8 │ │ │ │ ldc2 0, cr15, [r2], #436 @ 0x1b4 │ │ │ │ @@ -145479,15 +145479,15 @@ │ │ │ │ ldclt 6, cr4, [r0, #-96] @ 0xffffffa0 │ │ │ │ @ instruction: 0xf44f4b05 │ │ │ │ stmdbmi r5, {r2, r3, r4, r6, r7, r9, ip, sp, lr} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmpcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7704478 │ │ │ │ svclt 0x0000eff6 │ │ │ │ - @ instruction: 0x00142ab2 │ │ │ │ + andseq r2, r4, lr, lsr #21 │ │ │ │ @ instruction: 0x0012b2dc │ │ │ │ andseq sl, r2, r0, lsl sp │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febfb848 <__bss_end__@@Base+0xfe8f6094> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x460c0ff0 │ │ │ │ @ instruction: 0xf06d4615 │ │ │ │ @@ -145500,15 +145500,15 @@ │ │ │ │ andcs r4, r0, r8, lsl r7 │ │ │ │ blmi 213c34 │ │ │ │ rscne pc, r1, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-880 @ 0xfffffc90 │ │ │ │ svc 0x00caf770 │ │ │ │ - andseq r2, r4, ip, asr sl │ │ │ │ + andseq r2, r4, r8, asr sl │ │ │ │ andseq fp, r2, r6, lsl #5 │ │ │ │ @ instruction: 0x0012acba │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febfb89c <__bss_end__@@Base+0xfe8f60e8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46050ff0 │ │ │ │ stc2l 0, cr15, [r2], #-436 @ 0xfffffe4c │ │ │ │ @@ -145583,21 +145583,21 @@ │ │ │ │ eoreq r5, r0, r2, ror #19 │ │ │ │ andeq r0, r0, r0, lsl #22 │ │ │ │ andeq r0, r0, r0, ror #19 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsl #23 │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ - andseq r2, r4, r8, asr r9 │ │ │ │ + andseq r2, r4, r4, asr r9 │ │ │ │ andseq fp, r2, r2, lsl #3 │ │ │ │ mulseq r2, r2, r1 │ │ │ │ - andseq r2, r4, r2, asr #18 │ │ │ │ + andseq r2, r4, lr, lsr r9 │ │ │ │ andseq fp, r2, ip, ror #2 │ │ │ │ andseq fp, r2, ip, ror r1 │ │ │ │ - andseq r2, r4, ip, lsr #18 │ │ │ │ + andseq r2, r4, r8, lsr #18 │ │ │ │ andseq fp, r2, r6, asr r1 │ │ │ │ andseq fp, r2, r6, ror #2 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e8f8cc │ │ │ │ ldrmi r4, [r5], -lr, lsl #12 │ │ │ │ @@ -145613,15 +145613,15 @@ │ │ │ │ pop {r3, r4, r9, sl, lr} │ │ │ │ blmi 204ff8 │ │ │ │ eorscs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-928 @ 0xfffffc60 │ │ │ │ mcr 7, 7, pc, cr8, cr0, {3} @ │ │ │ │ - mulseq r4, r8, r8 │ │ │ │ + mulseq r4, r4, r8 │ │ │ │ andseq fp, r2, r2, asr #1 │ │ │ │ @ instruction: 0x0012aaf6 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0088f8cc │ │ │ │ bmi 13362b0 <__bss_end__@@Base+0x1030afc> │ │ │ │ @@ -145702,15 +145702,15 @@ │ │ │ │ eoreq r5, r0, r0, lsr r8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ eoreq r5, r0, r2, lsr #16 │ │ │ │ eoreq r5, r1, r0, ror #22 │ │ │ │ mulseq r2, r8, r0 │ │ │ │ andeq r0, r0, r0, ror #13 │ │ │ │ eoreq r5, r0, r0, asr r7 │ │ │ │ - andseq r2, r4, r0, asr r7 │ │ │ │ + andseq r2, r4, ip, asr #14 │ │ │ │ andseq sl, r2, sl, ror pc │ │ │ │ andseq sl, r2, lr, lsr #19 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febfbbc4 <__bss_end__@@Base+0xfe8f6410> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ addlt r0, r2, r8, ror #31 │ │ │ │ stmdavs r0, {r2, r9, sl, lr} │ │ │ │ @@ -145772,17 +145772,17 @@ │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-968 @ 0xfffffc38 │ │ │ │ ldc 7, cr15, [r2, #448]! @ 0x1c0 │ │ │ │ eoreq r5, r1, ip, asr #19 │ │ │ │ andseq sl, r2, sl, lsl pc │ │ │ │ eoreq r5, r1, ip, ror r9 │ │ │ │ @ instruction: 0x0012aef2 │ │ │ │ - andseq r2, r4, ip, lsr #12 │ │ │ │ + andseq r2, r4, r8, lsr #12 │ │ │ │ andseq sl, r2, r6, asr lr │ │ │ │ - andseq r0, r3, sl, lsl lr │ │ │ │ + andseq r0, r3, r6, lsl lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl febfbcdc <__bss_end__@@Base+0xfe8f6528> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strdlt r0, [r8, #-248] @ 0xffffff08 │ │ │ │ orrslt r6, r3, r3, asr #25 │ │ │ │ ldmvs fp, {r9, sp} │ │ │ │ andcc r4, r1, #16, 12 @ 0x1000000 │ │ │ │ @@ -145795,18 +145795,18 @@ │ │ │ │ @ instruction: 0xf7704478 │ │ │ │ blmi 2e0130 <__bss_start@@Base+0x11120> │ │ │ │ eorsvc pc, r6, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r8, {r0, r1, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-988 @ 0xfffffc24 │ │ │ │ ldcl 7, cr15, [ip, #-448]! @ 0xfffffe40 │ │ │ │ - @ instruction: 0x001425d6 │ │ │ │ + @ instruction: 0x001425d2 │ │ │ │ andseq sl, r2, r0, lsl #28 │ │ │ │ andseq sl, r2, r4, lsr r8 │ │ │ │ - andseq r2, r4, r0, asr #11 │ │ │ │ + @ instruction: 0x001425bc │ │ │ │ andseq sl, r2, sl, ror #27 │ │ │ │ andseq sl, r2, r6, lsl #29 │ │ │ │ ldclvs 8, cr6, [fp, #-524] @ 0xfffffdf4 │ │ │ │ ldrmi fp, [r8, -r3, lsl #2] │ │ │ │ ldrbmi r2, [r0, -r1]! │ │ │ │ @ instruction: 0xf8936883 │ │ │ │ @ instruction: 0xf080008c │ │ │ │ @@ -145827,17 +145827,17 @@ │ │ │ │ pop {r0, r1, r4, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ blmi 205350 │ │ │ │ eorsvc pc, sp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-1008 @ 0xfffffc10 │ │ │ │ ldc 7, cr15, [ip, #-448]! @ 0xfffffe40 │ │ │ │ - andseq r2, r4, r0, asr #10 │ │ │ │ + andseq r2, r4, ip, lsr r5 │ │ │ │ andseq sl, r2, sl, ror #26 │ │ │ │ - andseq r8, r3, sl, ror #8 │ │ │ │ + andseq r8, r3, r6, ror #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febfbdb8 <__bss_end__@@Base+0xfe8f6604> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8900fe8 │ │ │ │ addlt r3, r3, r8, lsl r1 │ │ │ │ @ instruction: 0x4604b333 │ │ │ │ andcs r4, r0, #24, 16 @ 0x180000 │ │ │ │ @@ -145862,18 +145862,18 @@ │ │ │ │ vqdmulh.s d20, d0, d9 │ │ │ │ stmdbmi r9, {r0, r5, r9, ip} │ │ │ │ ldrbtmi r4, [fp], #-2057 @ 0xfffff7f7 │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-898 @ 0xfffffc7e │ │ │ │ ldcl 7, cr15, [r8], #448 @ 0x1c0 │ │ │ │ andseq sl, r2, lr, lsl #26 │ │ │ │ - andseq r0, r3, r0, lsl r9 │ │ │ │ + andseq r0, r3, ip, lsl #18 │ │ │ │ @ instruction: 0x0012acf0 │ │ │ │ andseq sl, r2, r8, asr #25 │ │ │ │ - @ instruction: 0x001424ba │ │ │ │ + @ instruction: 0x001424b6 │ │ │ │ andseq sl, r2, r4, ror #25 │ │ │ │ andseq sl, r2, sl, lsl #27 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febfbe50 <__bss_end__@@Base+0xfe8f669c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 9e8b98 <__bss_end__@@Base+0x6e33e4> │ │ │ │ blmi a10e78 <__bss_end__@@Base+0x70b6c4> │ │ │ │ @@ -146020,15 +146020,15 @@ │ │ │ │ bl ff262c50 <__bss_end__@@Base+0xfef5d49c> │ │ │ │ eoreq r5, r0, sl, lsl #7 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ eoreq r5, r0, r4, asr r3 │ │ │ │ andseq sl, r2, lr, lsr #24 │ │ │ │ eoreq r5, r1, sl, lsr #12 │ │ │ │ andseq sl, r2, r4, lsr #24 │ │ │ │ - andseq r2, r4, r6, asr r2 │ │ │ │ + andseq r2, r4, r2, asr r2 │ │ │ │ andseq sl, r2, r0, lsl #21 │ │ │ │ andseq sl, r2, lr, lsr fp │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febfc0bc <__bss_end__@@Base+0xfe8f6908> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [sp], #-864 @ 0xfffffca0 │ │ │ │ ldrmi r4, [r1], -sp, lsl #12 │ │ │ │ @@ -146075,21 +146075,21 @@ │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrsvc pc, r4, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7704478 │ │ │ │ svclt 0x0000eb54 │ │ │ │ ldrdeq r5, [r0], -r4 @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ eoreq r5, r0, sl, lsl #3 │ │ │ │ - andseq r2, r4, r4, lsr #3 │ │ │ │ + andseq r2, r4, r0, lsr #3 │ │ │ │ andseq sl, r2, lr, asr #19 │ │ │ │ andseq sl, r2, ip, ror #21 │ │ │ │ - andseq r2, r4, r8, lsl #3 │ │ │ │ + andseq r2, r4, r4, lsl #3 │ │ │ │ @ instruction: 0x0012a9b2 │ │ │ │ andseq sl, r2, r0, lsr #22 │ │ │ │ - andseq r2, r4, r0, ror r1 │ │ │ │ + andseq r2, r4, ip, ror #2 │ │ │ │ mulseq r2, sl, r9 │ │ │ │ andseq sl, r2, r0, asr #21 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febfc1b0 <__bss_end__@@Base+0xfe8f69fc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x460c0ff0 │ │ │ │ @ instruction: 0x461e4615 │ │ │ │ @@ -146138,15 +146138,15 @@ │ │ │ │ orrsvc pc, lr, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7704478 │ │ │ │ svclt 0x0000ead8 │ │ │ │ strhteq r5, [r0], -r8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ mlaeq r0, r6, r0, r5 │ │ │ │ eoreq r5, r0, r4, rrx │ │ │ │ - andseq r2, r4, r8, ror r0 │ │ │ │ + andseq r2, r4, r4, ror r0 │ │ │ │ andseq sl, r2, r2, lsr #17 │ │ │ │ @ instruction: 0x0012a2d4 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febfc294 <__bss_end__@@Base+0xfe8f6ae0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46150fd8 │ │ │ │ @ instruction: 0x461c4a12 │ │ │ │ @@ -146226,17 +146226,17 @@ │ │ │ │ @ instruction: 0x73a8f503 │ │ │ │ @ instruction: 0xf7704478 │ │ │ │ @ instruction: 0xf770ea28 │ │ │ │ svclt 0x0000ea32 │ │ │ │ eoreq r4, r0, r2, lsr pc │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ strdeq r4, [r0], -lr @ │ │ │ │ - andseq r1, r4, r8, lsl pc │ │ │ │ + andseq r1, r4, r4, lsl pc │ │ │ │ andseq sl, r2, r2, asr #14 │ │ │ │ - andseq r7, r3, r0, asr #28 │ │ │ │ + andseq r7, r3, ip, lsr lr │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e8f8cc │ │ │ │ ldrmi r4, [r7], -r8, lsl #13 │ │ │ │ @ instruction: 0xf06c461e │ │ │ │ strhlt pc, [r0, #227]! @ 0xe3 @ │ │ │ │ @@ -146259,15 +146259,15 @@ │ │ │ │ stmdami r8, {r0, r1, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0x73b4f503 │ │ │ │ @ instruction: 0xf7704478 │ │ │ │ svclt 0x0000e9e2 │ │ │ │ strdeq r5, [r1], -r8 @ │ │ │ │ andseq sl, r2, ip, ror #16 │ │ │ │ - andseq r1, r4, ip, lsl #29 │ │ │ │ + andseq r1, r4, r8, lsl #29 │ │ │ │ @ instruction: 0x0012a6b6 │ │ │ │ @ instruction: 0x0012a7d4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl febfc478 <__bss_end__@@Base+0xfe8f6cc4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf06c0ff8 │ │ │ │ teqplt r8, #1872 @ p-variant is OBSOLETE @ 0x750 │ │ │ │ @@ -146305,15 +146305,15 @@ │ │ │ │ ldclt 7, cr4, [r0, #-96] @ 0xffffffa0 │ │ │ │ vqdmulh.s d20, d0, d5 │ │ │ │ stmdbmi r5, {r1, r4, r6, r9, ip, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-956 @ 0xfffffc44 │ │ │ │ stmib r0, {r4, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - andseq r1, r4, sl, asr #27 │ │ │ │ + andseq r1, r4, r6, asr #27 │ │ │ │ @ instruction: 0x0012a5f4 │ │ │ │ andseq sl, r2, r2, lsl r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl febfc530 <__bss_end__@@Base+0xfe8f6d7c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf06c0ff8 │ │ │ │ teqplt r8, r9, lsl lr @ p-variant is OBSOLETE │ │ │ │ @@ -146323,15 +146323,15 @@ │ │ │ │ ldclt 6, cr4, [r0, #-96] @ 0xffffffa0 │ │ │ │ vqdmulh.s d20, d0, d5 │ │ │ │ stmdbmi r5, {r0, r2, r3, r4, r6, r9, ip, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-968 @ 0xfffffc38 │ │ │ │ ldmdb ip, {r4, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - andseq r1, r4, r2, lsl #27 │ │ │ │ + andseq r1, r4, lr, ror sp │ │ │ │ andseq sl, r2, ip, lsr #11 │ │ │ │ andseq sl, r2, sl, asr #13 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e8f8cc │ │ │ │ strmi r4, [sp], -r7, lsl #12 │ │ │ │ @@ -146347,15 +146347,15 @@ │ │ │ │ blmi 245b6c │ │ │ │ rsbcc pc, sp, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ bicsvc pc, r4, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7704478 │ │ │ │ svclt 0x0000e92e │ │ │ │ - andseq r1, r4, r4, lsr #26 │ │ │ │ + andseq r1, r4, r0, lsr #26 │ │ │ │ andseq sl, r2, lr, asr #10 │ │ │ │ andseq sl, r2, ip, ror #12 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e8f8cc │ │ │ │ strmi r9, [ip], -r6, lsl #30 │ │ │ │ @@ -146371,15 +146371,15 @@ │ │ │ │ blmi 245bcc │ │ │ │ rsbscc pc, pc, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ mvnvc pc, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7704478 │ │ │ │ svclt 0x0000e8fe │ │ │ │ - andseq r1, r4, r4, asr #25 │ │ │ │ + andseq r1, r4, r0, asr #25 │ │ │ │ andseq sl, r2, lr, ror #9 │ │ │ │ andseq sl, r2, ip, lsl #12 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e8f8cc │ │ │ │ ldrmi r4, [r4], -pc, lsl #12 │ │ │ │ @@ -146394,15 +146394,15 @@ │ │ │ │ blmi 245c28 │ │ │ │ addcc pc, pc, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ mvnsvc pc, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7704478 │ │ │ │ svclt 0x0000e8d0 │ │ │ │ - andseq r1, r4, r8, ror #24 │ │ │ │ + andseq r1, r4, r4, ror #24 │ │ │ │ mulseq r2, r2, r4 │ │ │ │ @ instruction: 0x0012a5b0 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febfc694 <__bss_end__@@Base+0xfe8f6ee0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x460c0ff0 │ │ │ │ @ instruction: 0xf06c4615 │ │ │ │ @@ -146414,15 +146414,15 @@ │ │ │ │ ldcllt 0, cr2, [r0, #-124]! @ 0xffffff84 │ │ │ │ vqdmulh.s d20, d0, d5 │ │ │ │ stmdbmi r5, {r0, r2, r3, r4, r7, r9, ip, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-1022 @ 0xfffffc02 │ │ │ │ stmia r6!, {r4, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - andseq r1, r4, r6, lsl ip │ │ │ │ + andseq r1, r4, r2, lsl ip │ │ │ │ andseq sl, r2, r0, asr #8 │ │ │ │ andseq sl, r2, lr, asr r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl febfc6e4 <__bss_end__@@Base+0xfe8f6f30> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x460c0ff8 │ │ │ │ ldc2 0, cr15, [lr, #-432]! @ 0xfffffe50 │ │ │ │ @@ -146504,15 +146504,15 @@ │ │ │ │ @ instruction: 0xe7b4f8b1 │ │ │ │ vqdmulh.s d20, d0, d5 │ │ │ │ stmdbmi r5, {r0, r1, r4, r6, r7, r9, ip, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-772 @ 0xfffffcfc │ │ │ │ svc 0x00f2f76f │ │ │ │ - andseq r1, r4, lr, lsr #21 │ │ │ │ + andseq r1, r4, sl, lsr #21 │ │ │ │ @ instruction: 0x0012a2d8 │ │ │ │ andseq sl, r2, r6, ror #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl febfc84c <__bss_end__@@Base+0xfe8f7098> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdacs r0, {r3, r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ @ instruction: 0x4604d05b │ │ │ │ @@ -146566,23 +146566,23 @@ │ │ │ │ stmdami lr, {r0, r2, r3, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ movwvc pc, #46339 @ 0xb503 @ │ │ │ │ @ instruction: 0xf76f4478 │ │ │ │ svclt 0x0000ef7c │ │ │ │ eoreq r4, r1, sl, lsr #27 │ │ │ │ andseq sl, r2, lr, lsl r4 │ │ │ │ - @ instruction: 0x001419f0 │ │ │ │ + andseq r1, r4, ip, ror #19 │ │ │ │ andseq sl, r2, sl, lsl r2 │ │ │ │ andseq sl, r2, r8, lsr #4 │ │ │ │ - @ instruction: 0x001419d8 │ │ │ │ + @ instruction: 0x001419d4 │ │ │ │ andseq sl, r2, r2, lsl #4 │ │ │ │ andseq sl, r2, r0, ror r3 │ │ │ │ - andseq r1, r4, r0, asr #19 │ │ │ │ + @ instruction: 0x001419bc │ │ │ │ andseq sl, r2, sl, ror #3 │ │ │ │ - andseq r7, r3, r8, ror #17 │ │ │ │ + andseq r7, r3, r4, ror #17 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ addlt r4, r6, sl, lsr #20 │ │ │ │ ldrbtmi r4, [sl], #-2858 @ 0xfffff4d6 │ │ │ │ ldmpl r3, {r0, r1, r2, r3, r6, fp, sp, lr}^ │ │ │ │ @@ -146919,15 +146919,15 @@ │ │ │ │ rsbspl pc, r2, #64, 4 │ │ │ │ stmdami r7, {r1, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ movwvc pc, #62723 @ 0xf503 @ │ │ │ │ @ instruction: 0xf76f4478 │ │ │ │ svclt 0x0000ecb8 │ │ │ │ @ instruction: 0xfffff113 │ │ │ │ - andseq r1, r4, r8, lsr r4 │ │ │ │ + andseq r1, r4, r4, lsr r4 │ │ │ │ andseq r9, r2, r2, ror #24 │ │ │ │ andseq r9, r2, r0, ror ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl febfcec8 <__bss_end__@@Base+0xfe8f7714> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 329cb0 <__bss_end__@@Base+0x244fc> │ │ │ │ stmdbmi sl, {r2, r9, sl, lr} │ │ │ │ @@ -146993,15 +146993,15 @@ │ │ │ │ blmi 25fd8c │ │ │ │ stmdbmi r6, {r0, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2054 @ 0xfffff7fa │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [r4], #-444 @ 0xfffffe44 │ │ │ │ eoreq r9, r2, r8, lsr #5 │ │ │ │ eoreq r9, r2, r0, lsr #5 │ │ │ │ - andseq r1, r4, lr, lsl #11 │ │ │ │ + andseq r1, r4, sl, lsl #11 │ │ │ │ andseq r9, r2, ip, ror #25 │ │ │ │ andseq r9, r2, sl, asr #22 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e0f8cc │ │ │ │ addlt r4, r2, r8, lsr sl │ │ │ │ @@ -147062,15 +147062,15 @@ │ │ │ │ bl fe963c94 <__bss_end__@@Base+0xfe65e4e0> │ │ │ │ bl febe3c98 <__bss_end__@@Base+0xfe8de4e4> │ │ │ │ eoreq r4, r0, r0, lsr #5 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ strdeq r9, [r2], -r4 @ │ │ │ │ eoreq r4, r0, r0, lsr #4 │ │ │ │ eoreq r9, r2, r2, ror #2 │ │ │ │ - andseq r1, r4, ip, lsl #9 │ │ │ │ + andseq r1, r4, r8, lsl #9 │ │ │ │ andseq r9, r2, sl, ror #23 │ │ │ │ andseq r9, r2, r6, asr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl febfd104 <__bss_end__@@Base+0xfe8f7950> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7ff0ff8 │ │ │ │ @ instruction: 0xb118fef9 │ │ │ │ @@ -147121,15 +147121,15 @@ │ │ │ │ @ instruction: 0xf76f4478 │ │ │ │ @ instruction: 0xf76feb2c │ │ │ │ svclt 0x0000eb36 │ │ │ │ eoreq r4, r0, r6, ror #2 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ mulseq r2, r0, fp │ │ │ │ eoreq r4, r0, r8, lsl #2 │ │ │ │ - mulseq r4, lr, r3 │ │ │ │ + mulseq r4, sl, r3 │ │ │ │ @ instruction: 0x00129afc │ │ │ │ andseq r9, r2, r4, lsl fp │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ addlt r4, r3, r5, asr fp │ │ │ │ @@ -147253,15 +147253,15 @@ │ │ │ │ bl febfd3d4 <__bss_end__@@Base+0xfe8f7c20> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 1aa1bc │ │ │ │ stmdbmi r4, {r1, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b 6e3fa8 <__bss_end__@@Base+0x3de7f4> │ │ │ │ - @ instruction: 0x001411d2 │ │ │ │ + andseq r1, r4, lr, asr #3 │ │ │ │ andseq r9, r2, r8, lsl r9 │ │ │ │ andseq r9, r2, r2, lsr r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl febfd400 <__bss_end__@@Base+0xfe8f7c4c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf0050ff8 │ │ │ │ tstplt r0, fp, lsl #18 @ p-variant is OBSOLETE │ │ │ │ @@ -147313,15 +147313,15 @@ │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf76f4478 │ │ │ │ @ instruction: 0xf7ffe9aa │ │ │ │ svclt 0x0000ff7f │ │ │ │ eoreq r8, r2, sl, asr #27 │ │ │ │ @ instruction: 0x001298d8 │ │ │ │ ldrdeq r4, [r1], -r2 @ │ │ │ │ - ldrsheq r1, [r4], -r6 │ │ │ │ + ldrsheq r1, [r4], -r2 │ │ │ │ andseq r9, r2, ip, lsr r8 │ │ │ │ andseq r9, r2, r8, asr #16 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl febfd4f0 <__bss_end__@@Base+0xfe8f7d3c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 5ea298 <__bss_end__@@Base+0x2e4ae4> │ │ │ │ strmi r4, [sp], -r7, lsl #12 │ │ │ │ @@ -147501,15 +147501,15 @@ │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ ldmda r2!, {r0, r1, r2, r3, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ eoreq r3, r0, r2, asr ip │ │ │ │ eoreq r8, r2, r0, lsr #23 │ │ │ │ eoreq r8, r2, r0, lsr fp │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ @ instruction: 0xfffffc35 │ │ │ │ - andseq r0, r4, r8, lsl #28 │ │ │ │ + andseq r0, r4, r4, lsl #28 │ │ │ │ andseq r9, r2, lr, asr #10 │ │ │ │ @ instruction: 0x001295ba │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl febfd7e0 <__bss_end__@@Base+0xfe8f802c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strdlt r0, [r0, #-248]! @ 0xffffff08 │ │ │ │ @ instruction: 0x212c4b0b │ │ │ │ @@ -147521,15 +147521,15 @@ │ │ │ │ blmi 238264 │ │ │ │ andscs pc, fp, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-816 @ 0xfffffcd0 │ │ │ │ stmda r2, {r0, r1, r2, r3, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ eoreq r8, r2, ip, lsr #20 │ │ │ │ - andseq r0, r4, r8, lsr #27 │ │ │ │ + andseq r0, r4, r4, lsr #27 │ │ │ │ andseq r9, r2, lr, ror #9 │ │ │ │ andseq r7, r2, r6, lsl r7 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febfd830 <__bss_end__@@Base+0xfe8f807c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi f2a5b8 <__bss_end__@@Base+0xc24e04> │ │ │ │ blmi f5284c <__bss_end__@@Base+0xc4d098> │ │ │ │ @@ -147629,29 +147629,29 @@ │ │ │ │ stmdbmi r7, {r2, r4, r9, ip, sp, lr} │ │ │ │ ldrbtmi r4, [fp], #-2055 @ 0xfffff7f9 │ │ │ │ teqcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf76e4478 │ │ │ │ svclt 0x0000ef2e │ │ │ │ eoreq r8, r2, r6, asr #17 │ │ │ │ mlaeq r2, r0, r8, r8 │ │ │ │ - @ instruction: 0x00140bfe │ │ │ │ + @ instruction: 0x00140bfa │ │ │ │ andseq r9, r2, r4, asr #6 │ │ │ │ andseq r9, r2, ip, asr r1 │ │ │ │ andvs fp, r1, r0, lsl r1 │ │ │ │ ldrbmi r6, [r0, -r2, lsl #2]! │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl febfd9e8 <__bss_end__@@Base+0xfe8f8234> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 1ea7d0 │ │ │ │ subscs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-844 @ 0xfffffcb4 │ │ │ │ svc 0x000cf76e │ │ │ │ - @ instruction: 0x00140bbc │ │ │ │ + @ instruction: 0x00140bb8 │ │ │ │ andseq r9, r2, r2, lsl #6 │ │ │ │ andseq r9, r2, r6, asr #7 │ │ │ │ ldrbmi r6, [r0, -r0, lsl #19]! │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl febfda1c <__bss_end__@@Base+0xfe8f8268> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ @@ -147742,15 +147742,15 @@ │ │ │ │ stmdavs r0!, {r2, r4, r6, r9, sl, fp, sp, lr, pc}^ │ │ │ │ ldmda r2, {r0, r1, r2, r3, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf76f4620 │ │ │ │ andcs lr, r2, r0, lsl r8 │ │ │ │ @ instruction: 0x4620bdf8 │ │ │ │ stmda sl, {r0, r1, r2, r3, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ svclt 0x0000e7f9 │ │ │ │ - andseq r0, r4, sl, asr #20 │ │ │ │ + andseq r0, r4, r6, asr #20 │ │ │ │ mulseq r2, r0, r1 │ │ │ │ andseq r6, r2, r0, lsr #29 │ │ │ │ bvs fe3409ac <__bss_end__@@Base+0xfe03b1f8> │ │ │ │ svclt 0x00884293 │ │ │ │ stmdavs fp, {r0, r1, r3, r7, r9, sp, lr} │ │ │ │ ldrmi r6, [r8, -r9, lsl #18] │ │ │ │ mlacs r4, r0, r8, pc @ │ │ │ │ @@ -147799,15 +147799,15 @@ │ │ │ │ @ instruction: 0xbd08b9b5 │ │ │ │ vqdmulh.s d20, d0, d5 │ │ │ │ stmdbmi r5, {r0, r2, r5, r9, ip, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf76e4478 │ │ │ │ svclt 0x0000edd6 │ │ │ │ - andseq r0, r4, lr, asr #18 │ │ │ │ + andseq r0, r4, sl, asr #18 │ │ │ │ mulseq r2, r4, r0 │ │ │ │ andseq r9, r2, r0, ror #2 │ │ │ │ ldrbmi r2, [r0, -r1]! │ │ │ │ movwvc r2, #13057 @ 0x3301 │ │ │ │ svclt 0x00004770 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febfdc94 <__bss_end__@@Base+0xfe8f84e0> │ │ │ │ @@ -148005,15 +148005,15 @@ │ │ │ │ vqdmulh.s d20, d0, d6 │ │ │ │ stmdbmi r6, {r1, r2, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2054 @ 0xfffff7fa │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [ip], #-440 @ 0xfffffe48 │ │ │ │ eoreq r3, r1, r6, lsr r8 │ │ │ │ eoreq r3, r1, r4, lsl r8 │ │ │ │ - @ instruction: 0x001406ba │ │ │ │ + @ instruction: 0x001406b6 │ │ │ │ andseq r8, r2, r0, lsr #29 │ │ │ │ andseq r8, r2, sl, ror fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl febfdfc0 <__bss_end__@@Base+0xfe8f880c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r4], {240} @ 0xf0 │ │ │ │ @ instruction: 0xf504447c │ │ │ │ @@ -148033,15 +148033,15 @@ │ │ │ │ vqdmulh.s d20, d0, d6 │ │ │ │ stmdbmi r6, {r0, r1, r2, r4, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2054 @ 0xfffff7fa │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf76e4478 │ │ │ │ svclt 0x0000ec04 │ │ │ │ mlaeq r1, ip, r7, r3 │ │ │ │ - andseq r0, r4, sl, asr #12 │ │ │ │ + andseq r0, r4, r6, asr #12 │ │ │ │ andseq r8, r2, r0, lsr lr │ │ │ │ andseq r8, r2, r8, lsl #22 │ │ │ │ ldrbmi r2, [r0, -r1]! │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl febfe034 <__bss_end__@@Base+0xfe8f8880> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0fe8 │ │ │ │ @@ -148403,15 +148403,15 @@ │ │ │ │ @ instruction: 0xfffff92b │ │ │ │ @ instruction: 0xfffffacf │ │ │ │ @ instruction: 0xfffff8f7 │ │ │ │ @ instruction: 0xfffff71b │ │ │ │ @ instruction: 0xfffffdf1 │ │ │ │ @ instruction: 0xfffffa43 │ │ │ │ eoreq r2, r0, r0, lsr #26 │ │ │ │ - ldrheq r0, [r4], -r6 │ │ │ │ + ldrheq r0, [r4], -r2 │ │ │ │ mulseq r2, ip, r8 │ │ │ │ andseq r8, r2, r4, ror r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl febfe5f8 <__bss_end__@@Base+0xfe8f8e44> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strdlt r0, [r2], r0 @ │ │ │ │ @ instruction: 0x23204a17 │ │ │ │ @@ -149146,25 +149146,25 @@ │ │ │ │ eoreq r2, r0, r6, lsr #18 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r8, r2, r4, asr #9 │ │ │ │ strdeq r2, [r0], -r0 @ │ │ │ │ andseq r8, r2, sl, lsl r8 │ │ │ │ @ instruction: 0x001287d4 │ │ │ │ @ instruction: 0x001286d8 │ │ │ │ - andseq r3, r3, ip, ror #12 │ │ │ │ + andseq r3, r3, r8, ror #12 │ │ │ │ andseq r8, r2, lr, lsr #13 │ │ │ │ @ instruction: 0x001285f4 │ │ │ │ andseq r8, r2, sl, asr #22 │ │ │ │ andseq r8, r2, r2, lsl #12 │ │ │ │ andseq r3, r2, r6, ror #29 │ │ │ │ @ instruction: 0x001285d0 │ │ │ │ andseq r8, r2, r4, asr sl │ │ │ │ andseq r8, r2, r6, lsl r5 │ │ │ │ - andseq r2, r3, r2, lsl #6 │ │ │ │ - andseq sl, r3, ip, lsl #22 │ │ │ │ + @ instruction: 0x001322fe │ │ │ │ + andseq sl, r3, r8, lsl #22 │ │ │ │ andseq r8, r2, r4, ror #9 │ │ │ │ mulseq r2, r2, r4 │ │ │ │ andseq r8, r2, r4, ror r4 │ │ │ │ andseq r8, r2, sl, ror r4 │ │ │ │ andseq r8, r2, ip, ror r4 │ │ │ │ andseq r8, r2, r2, ror #9 │ │ │ │ andseq r8, r2, r0, lsr #9 │ │ │ │ @@ -149219,15 +149219,15 @@ │ │ │ │ eorcc pc, r6, r9, asr r8 @ │ │ │ │ mvnle r6, fp, rrx │ │ │ │ subhi pc, r8, r7, asr #17 │ │ │ │ ldmfd sp!, {sp} │ │ │ │ strdcs r8, [r2], -r8 @ │ │ │ │ svclt 0x0000e7fb │ │ │ │ andseq r8, r2, r4, lsr r6 │ │ │ │ - andseq pc, r3, lr, lsr r4 @ │ │ │ │ + andseq pc, r3, sl, lsr r4 @ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ blhi 4e3568 <__bss_end__@@Base+0x1dddb4> │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ cdpeq 8, 11, cr15, cr8, cr12, {6} │ │ │ │ @ instruction: 0x463cf8df │ │ │ │ @ instruction: 0xf8dfb0b9 │ │ │ │ @@ -150162,15 +150162,15 @@ │ │ │ │ @ instruction: 0xf76ce75c │ │ │ │ stmdami r2!, {r1, r2, r4, r5, r6, r8, r9, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf76c4478 │ │ │ │ mulls r5, r4, lr │ │ │ │ svclt 0x0000e7be │ │ │ │ eoreq r1, r0, r4, asr #7 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andseq r0, r3, r0, lsr #31 │ │ │ │ + mulseq r3, ip, pc @ │ │ │ │ @ instruction: 0x001285d4 │ │ │ │ @ instruction: 0x001285da │ │ │ │ andseq r4, r2, r8, lsr #8 │ │ │ │ mulseq r2, r4, r5 │ │ │ │ eoreq r1, r0, r4, lsr r3 │ │ │ │ andseq r4, r2, r4, lsr #7 │ │ │ │ andseq r8, r2, r6, ror #10 │ │ │ │ @@ -150188,18 +150188,18 @@ │ │ │ │ @ instruction: 0x001286d6 │ │ │ │ @ instruction: 0x001286d4 │ │ │ │ @ instruction: 0x001286d2 │ │ │ │ andseq r8, r2, lr, asr #13 │ │ │ │ andseq r8, r2, lr, asr #14 │ │ │ │ andseq r8, r2, r4, ror #14 │ │ │ │ andseq r8, r2, r4, lsl #15 │ │ │ │ - andseq r0, r3, ip, ror sp │ │ │ │ + andseq r0, r3, r8, ror sp │ │ │ │ mulseq r2, lr, r3 │ │ │ │ andseq r8, r2, sl, ror r3 │ │ │ │ - andseq r0, r3, r4, asr sp │ │ │ │ + andseq r0, r3, r0, asr sp │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ bmi 18d5204 <__bss_end__@@Base+0x15cfa50> │ │ │ │ strmi r2, [r1], r0, lsl #6 │ │ │ │ stmib sp, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @@ -150295,32 +150295,32 @@ │ │ │ │ ldmdami r7, {r0, r1, r2, r3, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf76c4478 │ │ │ │ strmi lr, [r2], -ip, lsl #27 │ │ │ │ ldrb r9, [lr, r1] │ │ │ │ b 19e6f1c <__bss_end__@@Base+0x16e1768> │ │ │ │ strhteq r1, [r0], -r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andseq r0, r3, sl, lsl #25 │ │ │ │ + andseq r0, r3, r6, lsl #25 │ │ │ │ andseq r8, r2, r4, asr #5 │ │ │ │ @ instruction: 0x0011f2fe │ │ │ │ - andseq r0, r3, sl, asr #24 │ │ │ │ + andseq r0, r3, r6, asr #24 │ │ │ │ andseq r8, r2, r2, lsl #5 │ │ │ │ eoreq r1, r0, r2, lsr #32 │ │ │ │ andseq r8, r2, lr, lsr #12 │ │ │ │ andseq r8, r2, r2, lsr r6 │ │ │ │ andseq r8, r2, lr, lsr r3 │ │ │ │ andseq r8, r2, lr, ror #13 │ │ │ │ andseq r8, r2, ip, ror #17 │ │ │ │ @ instruction: 0x001288d4 │ │ │ │ @ instruction: 0x001286d4 │ │ │ │ @ instruction: 0x001286da │ │ │ │ @ instruction: 0x001286da │ │ │ │ @ instruction: 0x001284fe │ │ │ │ andseq r8, r2, r8, asr #10 │ │ │ │ - andseq r0, r3, r4, asr #22 │ │ │ │ + andseq r0, r3, r0, asr #22 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b8f8cc │ │ │ │ addlt r4, r9, r6, ror sl │ │ │ │ strcs r4, [r0, #-2934] @ 0xfffff48a │ │ │ │ sxtab16mi r4, r3, sl, ror #8 │ │ │ │ @@ -150438,15 +150438,15 @@ │ │ │ │ ldmdami fp, {r0, r1, r2, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf76c4478 │ │ │ │ strmi lr, [r2], -lr, ror #24 │ │ │ │ ldr r9, [sp, r3]! │ │ │ │ stmdb r6, {r2, r3, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ eoreq r0, r0, ip, asr #29 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andseq r0, r3, r4, lsr #21 │ │ │ │ + andseq r0, r3, r0, lsr #21 │ │ │ │ ldrsbeq r8, [r2], -sl │ │ │ │ andseq pc, r1, r4, lsl r1 @ │ │ │ │ andseq r8, r2, lr, ror r6 │ │ │ │ mulseq r2, ip, r0 │ │ │ │ eoreq r0, r0, ip, lsr lr │ │ │ │ @ instruction: 0x001285fe │ │ │ │ andseq r8, r2, r2, lsl #12 │ │ │ │ @@ -150455,19 +150455,19 @@ │ │ │ │ andseq r8, r2, r4, lsl #14 │ │ │ │ andseq r8, r2, ip, lsl #14 │ │ │ │ andseq r8, r2, r8, asr #14 │ │ │ │ andseq r8, r2, lr, asr #14 │ │ │ │ andseq r8, r2, sl, asr #14 │ │ │ │ andseq r8, r2, r4, lsl #6 │ │ │ │ andseq r8, r2, lr, asr #6 │ │ │ │ - andseq r0, r3, r6, asr #18 │ │ │ │ + andseq r0, r3, r2, asr #18 │ │ │ │ andseq r8, r2, r8, asr r6 │ │ │ │ andseq r8, r2, ip, lsl #12 │ │ │ │ andseq r8, r2, ip, lsl r6 │ │ │ │ - andseq r0, r3, r8, lsl #18 │ │ │ │ + andseq r0, r3, r4, lsl #18 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ bmi 18d5634 <__bss_end__@@Base+0x15cfe80> │ │ │ │ strmi r2, [r1], r0, lsl #6 │ │ │ │ stmib sp, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @@ -150563,84 +150563,84 @@ │ │ │ │ ldmdami r7, {r0, r1, r2, r3, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf76c4478 │ │ │ │ @ instruction: 0x4602eb74 │ │ │ │ ldrb r9, [lr, r1] │ │ │ │ stmda ip, {r2, r3, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ eoreq r0, r0, r0, lsl #25 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andseq r0, r3, sl, asr r8 │ │ │ │ + andseq r0, r3, r6, asr r8 │ │ │ │ mulseq r2, r4, lr │ │ │ │ andseq lr, r1, lr, asr #29 │ │ │ │ - andseq r0, r3, sl, lsl r8 │ │ │ │ + andseq r0, r3, r6, lsl r8 │ │ │ │ andseq r7, r2, r2, asr lr │ │ │ │ strdeq r0, [r0], -r2 @ │ │ │ │ andseq r8, r2, sl, lsr #12 │ │ │ │ andseq r8, r2, lr, lsr #12 │ │ │ │ andseq r7, r2, lr, lsl #30 │ │ │ │ andseq r8, r2, r6, ror #13 │ │ │ │ @ instruction: 0x001284bc │ │ │ │ andseq r8, r2, r4, lsr #9 │ │ │ │ andseq r8, r2, r4, lsr #5 │ │ │ │ andseq r8, r2, sl, lsr #5 │ │ │ │ andseq r8, r2, sl, lsr #5 │ │ │ │ andseq r8, r2, lr, asr #1 │ │ │ │ andseq r8, r2, r8, lsl r1 │ │ │ │ - andseq r0, r3, r4, lsl r7 │ │ │ │ - vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ + andseq r0, r3, r0, lsl r7 │ │ │ │ + vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec007f4 <__bss_end__@@Base+0xfe8fb040> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - biccs r0, r8, r8, ror #31 │ │ │ │ - strmi fp, [r4], -r4, lsl #1 │ │ │ │ + biccs r0, r8, r0, ror #31 │ │ │ │ + strmi fp, [r4], -r5, lsl #1 │ │ │ │ mcrr2 7, 15, pc, r6, cr13 @ │ │ │ │ strtmi r4, [r0], -r0, lsr #18 │ │ │ │ @ instruction: 0xf7fd4479 │ │ │ │ tstplt r0, pc, asr #24 @ p-variant is OBSOLETE │ │ │ │ - andlt r2, r4, r0 │ │ │ │ - ldmdbmi sp, {r4, r8, sl, fp, ip, sp, pc} │ │ │ │ + andlt r2, r5, r0 │ │ │ │ + ldmdbmi sp, {r4, r5, r8, sl, fp, ip, sp, pc} │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ stc2l 7, cr15, [r2], {253} @ 0xfd │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ @ instruction: 0x4620491a │ │ │ │ @ instruction: 0xf7fd4479 │ │ │ │ stmdacs r0, {r0, r1, r3, r4, r5, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ - ldmdbmi r8, {r1, r2, r3, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ - ldrbtmi r4, [r9], #-2584 @ 0xfffff5e8 │ │ │ │ - ldrbtmi r4, [sl], #-2072 @ 0xfffff7e8 │ │ │ │ - stmib sp, {r3, r4, r8, r9, fp, lr}^ │ │ │ │ - ldrbtmi r2, [r8], #-257 @ 0xfffffeff │ │ │ │ - ldrbtmi r4, [fp], #-2583 @ 0xfffff5e9 │ │ │ │ - andls r4, r0, r7, lsl r9 │ │ │ │ - ldrbtmi r4, [r9], #-1146 @ 0xfffffb86 │ │ │ │ - @ instruction: 0xf7fd4620 │ │ │ │ - stmdacs r0, {r0, r1, r2, r5, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ - blmi 5dddc4 <__bss_end__@@Base+0x2d8610> │ │ │ │ - bmi 5baee0 <__bss_end__@@Base+0x2b572c> │ │ │ │ - ldrbtmi r4, [fp], #-2324 @ 0xfffff6ec │ │ │ │ - ldrbtmi r4, [r9], #-1146 @ 0xfffffb86 │ │ │ │ + bmi 6dddec <__bss_end__@@Base+0x3d8638> │ │ │ │ + vldrmi d4, [r9, #-96] @ 0xffffffa0 │ │ │ │ + ldrbtmi r4, [fp], #-1146 @ 0xfffffb86 │ │ │ │ + stmib sp, {r3, r4, fp, lr}^ │ │ │ │ + ldrbtmi r3, [sp], #-513 @ 0xfffffdff │ │ │ │ + ldrbtmi r4, [r8], #-2583 @ 0xfffff5e9 │ │ │ │ + @ instruction: 0x462b4917 │ │ │ │ + ldrbtmi r9, [sl], #-0 │ │ │ │ + @ instruction: 0x46204479 │ │ │ │ + stc2 7, cr15, [r6], #1012 @ 0x3f4 │ │ │ │ + bicsle r2, r9, r0, lsl #16 │ │ │ │ + @ instruction: 0x462a4b13 │ │ │ │ + @ instruction: 0x46204913 │ │ │ │ + ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldc2 7, cr15, [ip], {253} @ 0xfd │ │ │ │ bicle r2, pc, r0, lsl #16 │ │ │ │ - @ instruction: 0x46204911 │ │ │ │ + @ instruction: 0x46204910 │ │ │ │ @ instruction: 0xf7fd4479 │ │ │ │ stmdacs r0, {r0, r2, r4, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ strtmi sp, [r0], -r8, asr #3 │ │ │ │ blx ff5e767a <__bss_end__@@Base+0xff2e1ec6> │ │ │ │ strb r2, [r4, r1] │ │ │ │ @ instruction: 0x001267d4 │ │ │ │ @ instruction: 0x001285d2 │ │ │ │ @ instruction: 0x001285f8 │ │ │ │ - andseq r8, r2, sl, lsr #13 │ │ │ │ - andseq r3, r3, r2, ror #29 │ │ │ │ - andseq r8, r2, sl, lsr #13 │ │ │ │ + @ instruction: 0x001286b0 │ │ │ │ + @ instruction: 0x00133ede │ │ │ │ + andseq r8, r2, r6, asr r6 │ │ │ │ + andseq r8, r2, lr, lsr #13 │ │ │ │ andseq r8, r2, r2, asr r6 │ │ │ │ - andseq r8, r2, r4, asr r6 │ │ │ │ - andseq r8, r2, r2, ror #12 │ │ │ │ - mulseq r2, r2, r6 │ │ │ │ - andseq r8, r2, r0, asr #13 │ │ │ │ - andseq r8, r2, sl, asr #13 │ │ │ │ - @ instruction: 0x001286d0 │ │ │ │ + andseq r8, r2, r8, ror #12 │ │ │ │ + mulseq r2, r8, r6 │ │ │ │ + andseq r8, r2, r6, asr #13 │ │ │ │ + andseq r8, r2, ip, asr #13 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ @ instruction: 0x4601b410 │ │ │ │ stccs 12, cr9, [r1], {1} │ │ │ │ stccs 0, cr13, [r2], {16} │ │ │ │ blcs dd6ec │ │ │ │ blmi 1e7844 │ │ │ │ andcs fp, r0, sl, lsr #31 │ │ │ │ stmib r1, {r0, sp}^ │ │ │ │ @@ -150755,25 +150755,25 @@ │ │ │ │ blmi 4a53b4 <__bss_end__@@Base+0x19fc00> │ │ │ │ stmdbmi pc, {r1, r2, r5, r7, r9, sp} @ │ │ │ │ ldrbtmi r4, [fp], #-2063 @ 0xfffff7f1 │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ cdp 7, 12, cr15, cr0, cr11, {3} │ │ │ │ eoreq r0, r0, r4, lsl r9 │ │ │ │ andeq r0, r0, r4, asr sl │ │ │ │ - andseq sp, r3, r0, lsl #25 │ │ │ │ - andseq r8, r2, r6, lsl #10 │ │ │ │ + andseq sp, r3, ip, ror ip │ │ │ │ + andseq r8, r2, r2, lsl #10 │ │ │ │ ldrheq r6, [r2], -r8 │ │ │ │ - andseq sp, r3, lr, ror #24 │ │ │ │ - @ instruction: 0x001284f4 │ │ │ │ + andseq sp, r3, sl, ror #24 │ │ │ │ + @ instruction: 0x001284f0 │ │ │ │ andseq r6, r2, r6, lsr #1 │ │ │ │ - andseq sp, r3, ip, asr ip │ │ │ │ - andseq r8, r2, r2, ror #9 │ │ │ │ + andseq sp, r3, r8, asr ip │ │ │ │ + @ instruction: 0x001284de │ │ │ │ mulseq r2, r4, r0 │ │ │ │ - andseq sp, r3, sl, asr #24 │ │ │ │ - @ instruction: 0x001284d0 │ │ │ │ + andseq sp, r3, r6, asr #24 │ │ │ │ + andseq r8, r2, ip, asr #9 │ │ │ │ andseq r6, r2, r2, lsl #1 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec00adc <__bss_end__@@Base+0xfe8fb328> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strdcs r0, [r8, -r0] │ │ │ │ stcmi 6, cr4, [r4, #-16]! │ │ │ │ @ instruction: 0xffeaf0a3 │ │ │ │ @@ -150810,19 +150810,19 @@ │ │ │ │ stmdbmi sl, {r0, r1, r2, r3, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2058 @ 0xfffff7f6 │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf76b4478 │ │ │ │ svclt 0x0000ee54 │ │ │ │ eoreq r0, r0, lr, lsr #15 │ │ │ │ andeq r0, r0, r4, asr sl │ │ │ │ - andseq sp, r3, r6, lsl #23 │ │ │ │ - andseq r8, r2, ip, lsl #8 │ │ │ │ - andseq r8, r2, r0, lsr #8 │ │ │ │ - andseq sp, r3, r2, ror fp │ │ │ │ - @ instruction: 0x001283f8 │ │ │ │ + andseq sp, r3, r2, lsl #23 │ │ │ │ + andseq r8, r2, r8, lsl #8 │ │ │ │ + andseq r8, r2, ip, lsl r4 │ │ │ │ + andseq sp, r3, lr, ror #22 │ │ │ │ + @ instruction: 0x001283f4 │ │ │ │ andseq r5, r2, r8, lsr #31 │ │ │ │ stmdalt r0, {r2, r3, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ stmibmi pc!, {r2, r3, r9, sl, lr} @ │ │ │ │ @@ -150999,24 +150999,24 @@ │ │ │ │ ldrtmi lr, [fp], -lr, ror #25 │ │ │ │ stmdbmi lr, {r0, r1, r3, r4, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ ldrbtmi r4, [r9], #-2062 @ 0xfffff7f2 │ │ │ │ @ instruction: 0xf1124478 │ │ │ │ str pc, [r5, -sp, lsr #26] │ │ │ │ eoreq r0, r0, ip, ror #13 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andseq r8, r2, r0, lsr #7 │ │ │ │ - andseq r8, r2, r8, lsr #7 │ │ │ │ + mulseq r2, ip, r3 │ │ │ │ + andseq r8, r2, r4, lsr #7 │ │ │ │ mlaeq r2, r2, r7, r5 │ │ │ │ eoreq r0, r0, r4, lsr #12 │ │ │ │ - andseq r8, r2, r2, lsr r3 │ │ │ │ - andseq r8, r2, lr, lsl r3 │ │ │ │ - andseq r8, r2, r6, asr r2 │ │ │ │ - andseq r8, r2, ip, asr r2 │ │ │ │ + andseq r8, r2, lr, lsr #6 │ │ │ │ + andseq r8, r2, sl, lsl r3 │ │ │ │ + andseq r8, r2, r2, asr r2 │ │ │ │ + andseq r8, r2, r8, asr r2 │ │ │ │ andseq r7, r2, r8, lsr #14 │ │ │ │ - andseq r8, r2, sl, lsr r1 │ │ │ │ + andseq r8, r2, r6, lsr r1 │ │ │ │ eoreq r0, r1, r8, lsr #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec00ea8 <__bss_end__@@Base+0xfe8fb6f4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdbmi r7, {r5, r6, r7, r8, r9, sl, fp}^ │ │ │ │ bmi 1295ec8 <__bss_end__@@Base+0xf90714> │ │ │ │ ldrbtmi r2, [r9], #-769 @ 0xfffffcff │ │ │ │ @@ -151088,23 +151088,23 @@ │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf76b4478 │ │ │ │ @ instruction: 0xf76bec2c │ │ │ │ svclt 0x0000ec36 │ │ │ │ eoreq r0, r0, sl, ror #7 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ eoreq r0, r1, ip, lsl sl │ │ │ │ - ldrsheq r8, [r2], -lr │ │ │ │ + ldrsheq r8, [r2], -sl │ │ │ │ eoreq r0, r0, r6, lsl #7 │ │ │ │ - andseq r8, r2, r8, ror #1 │ │ │ │ - ldrsbeq r8, [r2], -sl │ │ │ │ + andseq r8, r2, r4, ror #1 │ │ │ │ + ldrsbeq r8, [r2], -r6 │ │ │ │ mlaeq r1, sl, r9, r0 │ │ │ │ - mulseq r2, r4, r0 │ │ │ │ - andseq sp, r3, r2, lsr #14 │ │ │ │ - andseq r7, r2, r8, lsr #31 │ │ │ │ - andseq r8, r2, ip, lsl r0 │ │ │ │ + mulseq r2, r0, r0 │ │ │ │ + andseq sp, r3, lr, lsl r7 │ │ │ │ + andseq r7, r2, r4, lsr #31 │ │ │ │ + andseq r8, r2, r8, lsl r0 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d8f8cc │ │ │ │ stmdbmi pc!, {r0, r2, r3, r9, sl, lr} @ │ │ │ │ bmi c7b66c <__bss_end__@@Base+0x975eb8> │ │ │ │ @ instruction: 0x461c4479 │ │ │ │ @@ -151152,17 +151152,17 @@ │ │ │ │ ldrbtmi r4, [fp], #-2056 @ 0xfffff7f8 │ │ │ │ movtcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf76b4478 │ │ │ │ svclt 0x0000ebaa │ │ │ │ eoreq r0, r0, ip, lsl #5 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ eoreq r0, r0, ip, lsr r2 │ │ │ │ - andseq sp, r3, lr, lsl r6 │ │ │ │ - andseq r7, r2, r4, lsr #29 │ │ │ │ - andseq r7, r2, r8, lsl pc │ │ │ │ + andseq sp, r3, sl, lsl r6 │ │ │ │ + andseq r7, r2, r0, lsr #29 │ │ │ │ + andseq r7, r2, r4, lsl pc │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec010ec <__bss_end__@@Base+0xfe8fb938> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [sl], #-928 @ 0xfffffc60 │ │ │ │ stmdavs r3!, {r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ rsbvs r3, r3, r1, lsl #22 │ │ │ │ rsble r2, r2, r0, lsl #16 │ │ │ │ @@ -151219,25 +151219,25 @@ │ │ │ │ adcvc pc, r4, #1325400064 @ 0x4f000000 │ │ │ │ ldmdami r0, {r0, r1, r2, r3, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ bl 8e7d88 <__bss_end__@@Base+0x5e25d4> │ │ │ │ eoreq r5, r2, ip, ror #5 │ │ │ │ eoreq r0, r1, r4, lsl #16 │ │ │ │ - andseq r7, r2, r6, lsr #30 │ │ │ │ + andseq r7, r2, r2, lsr #30 │ │ │ │ eoreq r5, r2, r4, asr #5 │ │ │ │ strhteq r5, [r2], -sl │ │ │ │ - @ instruction: 0x00127ed2 │ │ │ │ + andseq r7, r2, lr, asr #29 │ │ │ │ eoreq r5, r2, ip, asr #4 │ │ │ │ - @ instruction: 0x00127ed4 │ │ │ │ - andseq sp, r3, r2, lsr #10 │ │ │ │ - andseq r7, r2, r8, lsr #27 │ │ │ │ + @ instruction: 0x00127ed0 │ │ │ │ + andseq sp, r3, lr, lsl r5 │ │ │ │ + andseq r7, r2, r4, lsr #27 │ │ │ │ andseq r5, r2, r8, asr r9 │ │ │ │ - andseq sp, r3, ip, lsl #10 │ │ │ │ - mulseq r2, r2, sp │ │ │ │ + andseq sp, r3, r8, lsl #10 │ │ │ │ + andseq r7, r2, lr, lsl #27 │ │ │ │ mulseq r2, r6, fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec0121c <__bss_end__@@Base+0xfe8fba68> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ movwlt r0, #4080 @ 0xff0 │ │ │ │ stmdbvs r0, {r2, r9, sl, lr} │ │ │ │ ldc2l 0, cr15, [lr, #-652] @ 0xfffffd74 │ │ │ │ @@ -151264,22 +151264,22 @@ │ │ │ │ vqdmulh.s d20, d0, d11 │ │ │ │ stmdbmi fp, {r0, r2, r3, r4, r5, r6, r9, ip, lr} │ │ │ │ ldrbtmi r4, [fp], #-2059 @ 0xfffff7f5 │ │ │ │ cmncc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf76b4478 │ │ │ │ svclt 0x0000eac6 │ │ │ │ ldrdeq r0, [r1], -r8 @ │ │ │ │ - andseq r7, r2, r8, ror #28 │ │ │ │ + andseq r7, r2, r4, ror #28 │ │ │ │ mlaeq r2, r8, r1, r5 │ │ │ │ - andseq sp, r3, ip, ror #8 │ │ │ │ - @ instruction: 0x00127cf2 │ │ │ │ + andseq sp, r3, r8, ror #8 │ │ │ │ + andseq r7, r2, lr, ror #25 │ │ │ │ @ instruction: 0x00123cb2 │ │ │ │ - andseq sp, r3, r6, asr r4 │ │ │ │ - @ instruction: 0x00127cdc │ │ │ │ - andseq r7, r2, r8, lsr #28 │ │ │ │ + andseq sp, r3, r2, asr r4 │ │ │ │ + @ instruction: 0x00127cd8 │ │ │ │ + andseq r7, r2, r4, lsr #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec012c0 <__bss_end__@@Base+0xfe8fbb0c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ teqlt r8, #248, 30 @ 0x3e0 │ │ │ │ stmdbvs r0, {r2, r9, sl, lr} │ │ │ │ stc2 0, cr15, [ip, #-652] @ 0xfffffd74 │ │ │ │ ldrsbgt pc, [ip], #-143 @ 0xffffff71 @ │ │ │ │ @@ -151303,18 +151303,18 @@ │ │ │ │ vqdmulh.s d20, d0, d8 │ │ │ │ stmdbmi r8, {r0, r2, r3, r7, r9, ip, lr} │ │ │ │ ldrbtmi r4, [fp], #-2056 @ 0xfffff7f8 │ │ │ │ orrcc r4, r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf76b4478 │ │ │ │ svclt 0x0000ea78 │ │ │ │ eoreq r0, r1, r4, lsr r6 │ │ │ │ - andseq r7, r2, r4, asr #27 │ │ │ │ + andseq r7, r2, r0, asr #27 │ │ │ │ strdeq r5, [r2], -r4 @ │ │ │ │ - @ instruction: 0x0013d3ba │ │ │ │ - andseq r7, r2, r0, asr #24 │ │ │ │ + @ instruction: 0x0013d3b6 │ │ │ │ + andseq r7, r2, ip, lsr ip │ │ │ │ andseq r3, r2, r0, lsl #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec01350 <__bss_end__@@Base+0xfe8fbb9c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ssub8mi r0, r5, r0 │ │ │ │ @ instruction: 0x460c4a16 │ │ │ │ ldrbtmi r2, [sl], #-257 @ 0xfffffeff │ │ │ │ @@ -151466,17 +151466,17 @@ │ │ │ │ @ instruction: 0xf76b4478 │ │ │ │ svclt 0x0000e93a │ │ │ │ andseq pc, pc, ip, asr #29 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ eoreq r4, r2, ip, lsl #30 │ │ │ │ andseq pc, pc, sl, lsl #27 │ │ │ │ eoreq r4, r2, ip, ror #28 │ │ │ │ - andseq sp, r3, lr, lsr r1 │ │ │ │ - andseq r7, r2, r4, asr #19 │ │ │ │ - andseq r7, r2, r4, lsr #22 │ │ │ │ + andseq sp, r3, sl, lsr r1 │ │ │ │ + andseq r7, r2, r0, asr #19 │ │ │ │ + andseq r7, r2, r0, lsr #22 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e8f8cc │ │ │ │ strmi r4, [r7], -lr, lsl #12 │ │ │ │ @ instruction: 0xf76b4608 │ │ │ │ @ instruction: 0x2100ebb2 │ │ │ │ @@ -151684,22 +151684,22 @@ │ │ │ │ ldrb r6, [r6, -r0, ror #5]! │ │ │ │ andhi pc, r0, pc, lsr #7 │ │ │ │ ... │ │ │ │ andseq pc, pc, r8, asr #23 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x001ffbb8 │ │ │ │ eoreq r0, r1, r4, asr #3 │ │ │ │ - andseq r7, r2, r6, asr r9 │ │ │ │ - andseq r7, r2, r8, lsr r9 │ │ │ │ - andseq r7, r2, r2, lsr r9 │ │ │ │ + andseq r7, r2, r2, asr r9 │ │ │ │ + andseq r7, r2, r4, lsr r9 │ │ │ │ + andseq r7, r2, lr, lsr #18 │ │ │ │ andeq r0, r0, r8, ror #12 │ │ │ │ andseq pc, pc, r8, ror #20 │ │ │ │ - andseq r7, r2, r6, lsl #17 │ │ │ │ - andseq r7, r2, r6, lsr #16 │ │ │ │ - andseq r7, r2, r0, lsr #16 │ │ │ │ + andseq r7, r2, r2, lsl #17 │ │ │ │ + andseq r7, r2, r2, lsr #16 │ │ │ │ + andseq r7, r2, ip, lsl r8 │ │ │ │ @ instruction: 0xf0a32108 │ │ │ │ svclt 0x0000b943 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fec0195c <__bss_end__@@Base+0xfe8fc1a8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strdlt r0, [r0, r8] │ │ │ │ @ instruction: 0xf1004b0d │ │ │ │ @@ -151713,32 +151713,32 @@ │ │ │ │ blmi 2d9ba8 <__bss_start@@Base+0xab98> │ │ │ │ eorsne pc, r7, #64, 4 │ │ │ │ stmdami r8, {r0, r1, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-948 @ 0xfffffc4c │ │ │ │ svc 0x0040f76a │ │ │ │ eoreq pc, r0, r0, lsr #31 │ │ │ │ - @ instruction: 0x001277ba │ │ │ │ + @ instruction: 0x001277b6 │ │ │ │ eoreq r4, r2, r4, ror #20 │ │ │ │ - andseq ip, r3, ip, asr #26 │ │ │ │ - @ instruction: 0x001275d2 │ │ │ │ + andseq ip, r3, r8, asr #26 │ │ │ │ + andseq r7, r2, lr, asr #11 │ │ │ │ @ instruction: 0x001253d6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fec019bc <__bss_end__@@Base+0xfe8fc208> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf0a60ff8 │ │ │ │ stmdblt r0, {r0, r1, r2, r4, r5, r6, fp, ip, sp, lr, pc} │ │ │ │ stmdami r5, {r3, r8, sl, fp, ip, sp, pc} │ │ │ │ ldrbtmi r4, [r8], #-2309 @ 0xfffff6fb │ │ │ │ @ instruction: 0x4008e8bd │ │ │ │ @ instruction: 0xf5004479 │ │ │ │ @ instruction: 0xf111708c │ │ │ │ svclt 0x0000bf73 │ │ │ │ eoreq pc, r0, lr, lsr pc @ │ │ │ │ - andseq r7, r2, r8, ror r7 │ │ │ │ + andseq r7, r2, r4, ror r7 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ bmi dbc050 <__bss_end__@@Base+0xab689c> │ │ │ │ blmi dbc07c <__bss_end__@@Base+0xab68c8> │ │ │ │ addlt r4, r8, sl, ror r4 │ │ │ │ @@ -151792,16 +151792,16 @@ │ │ │ │ @ instruction: 0xf86cf7fc │ │ │ │ @ instruction: 0xf76ae7a5 │ │ │ │ svclt 0x0000eeb6 │ │ │ │ andseq pc, pc, r0, lsr #17 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq pc, pc, sl, lsl #17 │ │ │ │ eoreq r4, r2, sl, lsr #19 │ │ │ │ - andseq r7, r2, ip, lsl #14 │ │ │ │ - andseq r7, r2, r0, ror #13 │ │ │ │ + andseq r7, r2, r8, lsl #14 │ │ │ │ + @ instruction: 0x001276dc │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec01aec <__bss_end__@@Base+0xfe8fc338> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0fe8 │ │ │ │ addlt lr, r4, r4, rrx │ │ │ │ stcge 8, cr4, [r2], {24} │ │ │ │ ldrdgt pc, [r0], #-143 @ 0xffffff71 @ │ │ │ │ @@ -151827,17 +151827,17 @@ │ │ │ │ ldrbtmi r3, [r8], #-972 @ 0xfffffc34 │ │ │ │ cdp 7, 6, cr15, cr4, cr10, {3} │ │ │ │ cdp 7, 6, cr15, cr14, cr10, {3} │ │ │ │ andseq pc, pc, r0, lsr #15 │ │ │ │ ldrdeq r4, [r2], -ip @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq pc, pc, r8, ror r7 @ │ │ │ │ - mulseq r3, r4, fp │ │ │ │ - andseq r7, r2, sl, lsl r4 │ │ │ │ - andseq r7, r2, lr, lsr r6 │ │ │ │ + mulseq r3, r0, fp │ │ │ │ + andseq r7, r2, r6, lsl r4 │ │ │ │ + andseq r7, r2, sl, lsr r6 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ blhi 165e34 │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00a8f8cc │ │ │ │ strbne pc, [r8, #2271] @ 0x8df @ │ │ │ │ @ instruction: 0xf8dfb08b │ │ │ │ @@ -152213,41 +152213,41 @@ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ eoreq r4, r2, r4, asr #16 │ │ │ │ andseq pc, pc, r0, lsl #14 │ │ │ │ andseq pc, pc, r8, ror #13 │ │ │ │ eoreq r4, r2, ip, asr #15 │ │ │ │ strhteq r4, [r2], -r0 │ │ │ │ eoreq pc, r0, r4, lsr #25 │ │ │ │ - andseq r7, r2, r4, lsr r5 │ │ │ │ + andseq r7, r2, r0, lsr r5 │ │ │ │ andeq r0, r0, r8, ror #12 │ │ │ │ - @ instruction: 0x001274f0 │ │ │ │ + andseq r7, r2, ip, ror #9 │ │ │ │ eoreq r4, r2, lr, lsl r6 │ │ │ │ eoreq r4, r2, r0, lsl r6 │ │ │ │ - andseq ip, r3, lr, ror #17 │ │ │ │ - andseq r7, r2, r4, ror r1 │ │ │ │ - andseq r7, r2, ip, ror #8 │ │ │ │ + andseq ip, r3, sl, ror #17 │ │ │ │ + andseq r7, r2, r0, ror r1 │ │ │ │ + andseq r7, r2, r8, ror #8 │ │ │ │ ldrdeq r4, [r2], -r4 @ │ │ │ │ strdeq r4, [r2], -r6 @ │ │ │ │ - andseq r7, r2, r0, ror #6 │ │ │ │ + andseq r7, r2, ip, asr r3 │ │ │ │ eoreq r4, r2, r4, lsl #9 │ │ │ │ @ instruction: 0xfffff3d5 │ │ │ │ - andseq ip, r3, r4, asr #14 │ │ │ │ - andseq r6, r2, sl, asr #31 │ │ │ │ + andseq ip, r3, r0, asr #14 │ │ │ │ + andseq r6, r2, r6, asr #31 │ │ │ │ andseq r4, r2, sl, ror fp │ │ │ │ @ instruction: 0xffffebd5 │ │ │ │ @ instruction: 0xffffe8f1 │ │ │ │ @ instruction: 0xfffff631 │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ eoreq pc, r0, ip, asr r8 @ │ │ │ │ - andseq r7, r2, sl, ror #2 │ │ │ │ - andseq r7, r2, r6, asr #2 │ │ │ │ - andseq lr, r2, r8, lsr #27 │ │ │ │ - ldrsheq r7, [r2], -r0 │ │ │ │ + andseq r7, r2, r6, ror #2 │ │ │ │ + andseq r7, r2, r2, asr #2 │ │ │ │ + andseq lr, r2, r4, lsr #27 │ │ │ │ + andseq r7, r2, ip, ror #1 │ │ │ │ eoreq pc, r0, r2, ror #15 │ │ │ │ - mulseq r2, ip, r0 │ │ │ │ + mulseq r2, r8, r0 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec021e8 <__bss_end__@@Base+0xfe8fca34> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46050ff0 │ │ │ │ tstlt r8, r0, asr #16 │ │ │ │ ldmib r8!, {r1, r3, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf0a26928 │ │ │ │ @@ -152285,16 +152285,16 @@ │ │ │ │ strb pc, [r9, r3, lsl #23] @ │ │ │ │ vqdmulh.s d20, d0, d5 │ │ │ │ stmdbmi r5, {r0, r1, r3, r5, r7, r9, ip, lr} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-906 @ 0xfffffc76 │ │ │ │ b ff1e8e3c <__bss_end__@@Base+0xfeee3688> │ │ │ │ - andseq ip, r3, r6, asr r4 │ │ │ │ - @ instruction: 0x00126cdc │ │ │ │ + andseq ip, r3, r2, asr r4 │ │ │ │ + @ instruction: 0x00126cd8 │ │ │ │ andseq r4, r2, sl, lsl #17 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ cdpeq 8, 2, cr15, cr8, cr12, {6} │ │ │ │ rsclt r4, sp, r5, asr #17 │ │ │ │ ldrbtmi r4, [r8], #-2501 @ 0xfffff63b │ │ │ │ @@ -152497,29 +152497,29 @@ │ │ │ │ andseq lr, pc, sl, ror #31 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq lr, pc, r4, ror #31 │ │ │ │ andeq r0, r0, r8, ror #12 │ │ │ │ ldrdeq r4, [r2], -r8 @ │ │ │ │ eoreq r4, r2, r4, asr #1 │ │ │ │ eoreq pc, r0, ip, asr #11 │ │ │ │ - andseq r6, r2, r4, asr pc │ │ │ │ + andseq r6, r2, r0, asr pc │ │ │ │ andseq lr, pc, lr, asr #30 │ │ │ │ eoreq pc, r0, sl, lsl #11 │ │ │ │ eoreq r4, r2, r2, asr r0 │ │ │ │ - andseq r6, r2, lr, ror #29 │ │ │ │ + andseq r6, r2, sl, ror #29 │ │ │ │ eoreq r3, r2, r2, ror #31 │ │ │ │ eoreq r3, r2, r0, lsl #31 │ │ │ │ eoreq pc, r0, r6, asr r4 @ │ │ │ │ - @ instruction: 0x00126dfe │ │ │ │ - andseq ip, r3, lr, lsr r1 │ │ │ │ - andseq r6, r2, r4, asr #19 │ │ │ │ - andseq r6, r2, lr, lsl #22 │ │ │ │ - andseq ip, r3, r2, lsr #2 │ │ │ │ - andseq r6, r2, r8, lsr #19 │ │ │ │ - andseq r6, r2, sl, lsl sl │ │ │ │ + @ instruction: 0x00126dfa │ │ │ │ + andseq ip, r3, sl, lsr r1 │ │ │ │ + andseq r6, r2, r0, asr #19 │ │ │ │ + andseq r6, r2, sl, lsl #22 │ │ │ │ + andseq ip, r3, lr, lsl r1 │ │ │ │ + andseq r6, r2, r4, lsr #19 │ │ │ │ + andseq r6, r2, r6, lsl sl │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00a8f8cc │ │ │ │ strbcs pc, [r8, #2271]! @ 0x8df @ │ │ │ │ @ instruction: 0xf8dfb08d │ │ │ │ cdpge 5, 0, cr3, cr2, cr8, {7} │ │ │ │ @@ -152901,112 +152901,112 @@ │ │ │ │ svclt 0x0000ee02 │ │ │ │ andseq lr, pc, r4, ror #24 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ eoreq pc, r0, r0, lsr #5 │ │ │ │ mlaeq r2, r0, sp, r3 │ │ │ │ strhteq pc, [r0], -sl @ │ │ │ │ andseq lr, pc, r8, lsr ip @ │ │ │ │ - andseq r6, r2, r8, asr #24 │ │ │ │ + andseq r6, r2, r4, asr #24 │ │ │ │ andeq r0, r0, r8, ror #12 │ │ │ │ @ instruction: 0xffffe1c5 │ │ │ │ eoreq r3, r2, r0, lsl #25 │ │ │ │ @ instruction: 0xffffe881 │ │ │ │ @ instruction: 0xffffe40b │ │ │ │ @ instruction: 0xfffff241 │ │ │ │ - andseq r6, r2, lr, asr #25 │ │ │ │ + andseq r6, r2, sl, asr #25 │ │ │ │ strhteq r3, [r2], -r8 │ │ │ │ eoreq r3, r2, r2, lsl #23 │ │ │ │ - andseq r6, r2, r0, ror sl │ │ │ │ + andseq r6, r2, ip, ror #20 │ │ │ │ mlaeq r0, sl, r0, pc @ │ │ │ │ - @ instruction: 0x00126db0 │ │ │ │ + andseq r6, r2, ip, lsr #27 │ │ │ │ eoreq r3, r2, r0, asr fp │ │ │ │ eoreq pc, r0, ip, asr r0 @ │ │ │ │ - andseq r6, r2, sl, ror #14 │ │ │ │ + andseq r6, r2, r6, ror #14 │ │ │ │ andeq r0, r0, r0, lsr lr │ │ │ │ - andseq r6, r2, sl, ror sp │ │ │ │ + andseq r6, r2, r6, ror sp │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ - andseq fp, r3, r4, asr #27 │ │ │ │ - andseq r6, r2, sl, asr #12 │ │ │ │ + andseq fp, r3, r0, asr #27 │ │ │ │ + andseq r6, r2, r6, asr #12 │ │ │ │ @ instruction: 0x001241f8 │ │ │ │ - andseq r6, r2, r8, asr #19 │ │ │ │ + andseq r6, r2, r4, asr #19 │ │ │ │ andseq lr, pc, r8, ror #18 │ │ │ │ - andseq r6, r2, lr, lsl #20 │ │ │ │ - andseq r6, r2, r4, ror #19 │ │ │ │ + andseq r6, r2, sl, lsl #20 │ │ │ │ + andseq r6, r2, r0, ror #19 │ │ │ │ eoreq lr, r0, r6, lsr #31 │ │ │ │ - andseq r6, r2, r8, asr sp │ │ │ │ + andseq r6, r2, r4, asr sp │ │ │ │ eoreq lr, r0, r6, lsl #31 │ │ │ │ - andseq r6, r2, ip, lsl #21 │ │ │ │ - andseq r6, r2, r6, asr #20 │ │ │ │ + andseq r6, r2, r8, lsl #21 │ │ │ │ + andseq r6, r2, r2, asr #20 │ │ │ │ + andseq r6, r2, r6, lsl #19 │ │ │ │ + mulseq r2, ip, r9 │ │ │ │ + @ instruction: 0x001269d4 │ │ │ │ andseq r6, r2, sl, lsl #19 │ │ │ │ - andseq r6, r2, r0, lsr #19 │ │ │ │ - @ instruction: 0x001269d8 │ │ │ │ - andseq r6, r2, lr, lsl #19 │ │ │ │ - andseq r6, r2, r0, asr r9 │ │ │ │ - @ instruction: 0x001269f0 │ │ │ │ - andseq r6, r2, r2, lsl #20 │ │ │ │ + andseq r6, r2, ip, asr #18 │ │ │ │ + andseq r6, r2, ip, ror #19 │ │ │ │ + @ instruction: 0x001269fe │ │ │ │ eoreq lr, r0, r0, lsr pc │ │ │ │ - andseq r6, r2, r6, asr #25 │ │ │ │ + andseq r6, r2, r2, asr #25 │ │ │ │ eoreq lr, r0, ip, lsl pc │ │ │ │ - andseq r6, r2, sl, lsr #21 │ │ │ │ - @ instruction: 0x001269dc │ │ │ │ - andseq r6, r2, r2, ror ip │ │ │ │ + andseq r6, r2, r6, lsr #21 │ │ │ │ + @ instruction: 0x001269d8 │ │ │ │ + andseq r6, r2, lr, ror #24 │ │ │ │ strdeq lr, [r0], -r4 @ │ │ │ │ - andseq r6, r2, sl, lsl #20 │ │ │ │ - @ instruction: 0x001269b4 │ │ │ │ - andseq r6, r2, sl, ror r9 │ │ │ │ + andseq r6, r2, r6, lsl #20 │ │ │ │ + @ instruction: 0x001269b0 │ │ │ │ + andseq r6, r2, r6, ror r9 │ │ │ │ ldrdeq lr, [r0], -r0 @ │ │ │ │ - @ instruction: 0x001269fe │ │ │ │ - mulseq r2, r0, r9 │ │ │ │ - andseq r6, r2, r8, lsr #19 │ │ │ │ - andseq r6, r2, lr, ror r9 │ │ │ │ + @ instruction: 0x001269fa │ │ │ │ + andseq r6, r2, ip, lsl #19 │ │ │ │ + andseq r6, r2, r4, lsr #19 │ │ │ │ + andseq r6, r2, sl, ror r9 │ │ │ │ eoreq lr, r0, r8, lsr #29 │ │ │ │ - andseq r6, r2, lr, ror #19 │ │ │ │ - andseq r6, r2, r8, ror #18 │ │ │ │ + andseq r6, r2, sl, ror #19 │ │ │ │ + andseq r6, r2, r4, ror #18 │ │ │ │ mlaeq r0, r2, lr, lr │ │ │ │ - @ instruction: 0x001269f0 │ │ │ │ - andseq r6, r2, r2, asr r9 │ │ │ │ + andseq r6, r2, ip, ror #19 │ │ │ │ + andseq r6, r2, lr, asr #18 │ │ │ │ eoreq lr, r0, ip, ror lr │ │ │ │ - @ instruction: 0x001269f6 │ │ │ │ - andseq r6, r2, ip, lsr r9 │ │ │ │ + @ instruction: 0x001269f2 │ │ │ │ + andseq r6, r2, r8, lsr r9 │ │ │ │ eoreq lr, r0, r6, ror #28 │ │ │ │ - andseq r6, r2, ip, ror #18 │ │ │ │ - andseq r6, r2, r6, lsr #18 │ │ │ │ + andseq r6, r2, r8, ror #18 │ │ │ │ + andseq r6, r2, r2, lsr #18 │ │ │ │ eoreq lr, r0, r0, asr lr │ │ │ │ - @ instruction: 0x001269fa │ │ │ │ - andseq r6, r2, r0, lsl r9 │ │ │ │ + @ instruction: 0x001269f6 │ │ │ │ + andseq r6, r2, ip, lsl #18 │ │ │ │ eoreq lr, r0, sl, lsr lr │ │ │ │ - @ instruction: 0x001269f8 │ │ │ │ - @ instruction: 0x001268fa │ │ │ │ + @ instruction: 0x001269f4 │ │ │ │ + @ instruction: 0x001268f6 │ │ │ │ eoreq lr, r0, r4, lsr #28 │ │ │ │ - @ instruction: 0x001269fa │ │ │ │ - andseq r6, r2, r4, ror #17 │ │ │ │ + @ instruction: 0x001269f6 │ │ │ │ + andseq r6, r2, r0, ror #17 │ │ │ │ eoreq lr, r0, lr, lsl #28 │ │ │ │ - @ instruction: 0x001269fc │ │ │ │ - andseq r6, r2, lr, asr #17 │ │ │ │ - andseq r6, r2, r2, asr sl │ │ │ │ - andseq r6, r2, r8, lsl #21 │ │ │ │ - andseq lr, r2, lr, asr r3 │ │ │ │ + @ instruction: 0x001269f8 │ │ │ │ + andseq r6, r2, sl, asr #17 │ │ │ │ + andseq r6, r2, lr, asr #20 │ │ │ │ + andseq r6, r2, r4, lsl #21 │ │ │ │ + andseq lr, r2, sl, asr r3 │ │ │ │ eoreq lr, r0, r0, asr #27 │ │ │ │ - @ instruction: 0x001269da │ │ │ │ + @ instruction: 0x001269d6 │ │ │ │ mlaeq r0, r6, sp, lr │ │ │ │ - @ instruction: 0x001269d0 │ │ │ │ + andseq r6, r2, ip, asr #19 │ │ │ │ eoreq r3, r2, r0, asr r8 │ │ │ │ - @ instruction: 0x001269b2 │ │ │ │ - andseq r6, r2, ip, lsr #16 │ │ │ │ + andseq r6, r2, lr, lsr #19 │ │ │ │ + andseq r6, r2, r8, lsr #16 │ │ │ │ eoreq lr, r0, r6, asr sp │ │ │ │ - andseq r6, r2, r8, asr r9 │ │ │ │ - andseq r6, r2, r6, lsl r8 │ │ │ │ - andseq r6, r2, r6, ror sl │ │ │ │ - andseq r6, r2, sl, asr r9 │ │ │ │ - @ instruction: 0x001267f4 │ │ │ │ + andseq r6, r2, r4, asr r9 │ │ │ │ + andseq r6, r2, r2, lsl r8 │ │ │ │ + andseq r6, r2, r2, ror sl │ │ │ │ + andseq r6, r2, r6, asr r9 │ │ │ │ + @ instruction: 0x001267f0 │ │ │ │ eoreq lr, r0, sl, lsl sp │ │ │ │ - andseq r6, r2, r8, lsl sl │ │ │ │ - @ instruction: 0x001267da │ │ │ │ - @ instruction: 0x0013bad0 │ │ │ │ - andseq r6, r2, r6, asr r3 │ │ │ │ + andseq r6, r2, r4, lsl sl │ │ │ │ + @ instruction: 0x001267d6 │ │ │ │ + andseq fp, r3, ip, asr #21 │ │ │ │ + andseq r6, r2, r2, asr r3 │ │ │ │ andseq r3, r2, r4, lsl #30 │ │ │ │ ldrbmi r2, [r0, -r1]! │ │ │ │ strbvc r2, [r3, #-769] @ 0xfffffcff │ │ │ │ svclt 0x00004770 │ │ │ │ vst3.8 {d27-d29}, [pc], lr │ │ │ │ ldrlt r5, [r0, #-3200]! @ 0xfffff380 │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ @@ -153079,18 +153079,18 @@ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f8f8cc │ │ │ │ subcs r4, r5, #6144 @ 0x1800 │ │ │ │ stmdami r7, {r1, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7694478 │ │ │ │ svclt 0x0000ec92 │ │ │ │ - andseq r6, r2, r2, lsr #16 │ │ │ │ + andseq r6, r2, lr, lsl r8 │ │ │ │ eoreq lr, r0, ip, lsr #31 │ │ │ │ - andseq fp, r3, r8, lsr #19 │ │ │ │ - andseq r6, r2, sl, ror #15 │ │ │ │ + andseq fp, r3, r4, lsr #19 │ │ │ │ + andseq r6, r2, r6, ror #15 │ │ │ │ andseq r3, r2, r8, ror lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fec02f18 <__bss_end__@@Base+0xfe8fd764> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldrshlt r0, [r8, #-248] @ 0xffffff08 │ │ │ │ @ instruction: 0xf1004b0a │ │ │ │ stmdbmi sl, {r3, r4, r9} │ │ │ │ @@ -153100,17 +153100,17 @@ │ │ │ │ stclt 0, cr2, [r8, #-4] │ │ │ │ eorscs r4, sp, #6144 @ 0x1800 │ │ │ │ stmdami r7, {r1, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-788 @ 0xfffffcec │ │ │ │ stcl 7, cr15, [r8], #-420 @ 0xfffffe5c │ │ │ │ eoreq lr, r0, r8, asr pc │ │ │ │ - andseq r6, r2, sl, ror #15 │ │ │ │ - andseq fp, r3, r8, asr r9 │ │ │ │ - mulseq r2, sl, r7 │ │ │ │ + andseq r6, r2, r6, ror #15 │ │ │ │ + andseq fp, r3, r4, asr r9 │ │ │ │ + mulseq r2, r6, r7 │ │ │ │ andseq r3, r2, r6, lsr #28 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00a8f8cc │ │ │ │ @ instruction: 0xb08d4fb7 │ │ │ │ ldrbtmi r4, [pc], #-2743 @ abd78 │ │ │ │ @@ -153297,32 +153297,32 @@ │ │ │ │ @ instruction: 0xe72cb016 │ │ │ │ b ffd69df4 <__bss_end__@@Base+0xffa64640> │ │ │ │ eoreq r3, r2, sl, ror #13 │ │ │ │ andseq lr, pc, r6, lsr #6 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ eoreq lr, r0, r6, ror #29 │ │ │ │ eoreq lr, r0, r4, ror #29 │ │ │ │ - andseq r6, r2, r4, lsr #15 │ │ │ │ andseq r6, r2, r0, lsr #15 │ │ │ │ - andseq r6, r2, r2, asr #15 │ │ │ │ + mulseq r2, ip, r7 │ │ │ │ + @ instruction: 0x001267be │ │ │ │ eoreq r3, r2, sl, ror #11 │ │ │ │ - @ instruction: 0x001267b4 │ │ │ │ - @ instruction: 0x0013b7d2 │ │ │ │ - andseq r6, r2, r4, lsl r6 │ │ │ │ + @ instruction: 0x001267b0 │ │ │ │ + andseq fp, r3, lr, asr #15 │ │ │ │ + andseq r6, r2, r0, lsl r6 │ │ │ │ andseq r3, r2, ip, lsr #23 │ │ │ │ - andseq r6, r2, r0, asr r6 │ │ │ │ - andseq r6, r2, r2, asr #12 │ │ │ │ - andseq r6, r2, r4, asr #12 │ │ │ │ + andseq r6, r2, ip, asr #12 │ │ │ │ + andseq r6, r2, lr, lsr r6 │ │ │ │ + andseq r6, r2, r0, asr #12 │ │ │ │ eoreq r3, r2, sl, lsl r5 │ │ │ │ andseq lr, pc, r8, asr r1 @ │ │ │ │ - andseq r6, r2, sl, lsr #13 │ │ │ │ - andseq r6, r2, ip, lsr #13 │ │ │ │ - @ instruction: 0x001265b6 │ │ │ │ - @ instruction: 0x001265b8 │ │ │ │ - andseq r6, r2, r8, lsl #10 │ │ │ │ + andseq r6, r2, r6, lsr #13 │ │ │ │ + andseq r6, r2, r8, lsr #13 │ │ │ │ + @ instruction: 0x001265b2 │ │ │ │ + @ instruction: 0x001265b4 │ │ │ │ + andseq r6, r2, r4, lsl #10 │ │ │ │ ldrbmi r2, [r0, -r1]! │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec032b8 <__bss_end__@@Base+0xfe8fdb04> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdami r4!, {r4, r6, r7, r8, r9, sl, fp} │ │ │ │ stmdbmi r4!, {r1, r3, r7, ip, sp, pc} │ │ │ │ blmi 9bd2a8 <__bss_end__@@Base+0x6b7af4> │ │ │ │ @@ -153369,29 +153369,29 @@ │ │ │ │ @ instruction: 0xfffffb87 │ │ │ │ @ instruction: 0xffffffb3 │ │ │ │ @ instruction: 0xfffffb47 │ │ │ │ @ instruction: 0xfffffabb │ │ │ │ @ instruction: 0xfffffc4d │ │ │ │ @ instruction: 0xfffffbb3 │ │ │ │ andseq sp, pc, r0, lsl #31 │ │ │ │ - andseq fp, r3, sl, asr r5 │ │ │ │ - mulseq r2, ip, r3 │ │ │ │ + andseq fp, r3, r6, asr r5 │ │ │ │ + mulseq r2, r8, r3 │ │ │ │ @ instruction: 0x001237d4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec03398 <__bss_end__@@Base+0xfe8fdbe4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 270180 │ │ │ │ ldrbtmi r4, [sl], #-1548 @ 0xfffff9f4 │ │ │ │ cdp 7, 7, cr15, cr10, cr9, {3} │ │ │ │ svclt 0x00cc4284 │ │ │ │ strcs r2, [r1], #-1024 @ 0xfffffc00 │ │ │ │ sbcsvc lr, r0, r4, asr #20 │ │ │ │ andeq pc, r1, r0, lsl #1 │ │ │ │ svclt 0x0000bd10 │ │ │ │ - andseq r6, r2, r2, ror #9 │ │ │ │ + @ instruction: 0x001264de │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec033c8 <__bss_end__@@Base+0xfe8fdc14> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strmi r0, [r4], r0, ror #31 │ │ │ │ strmi fp, [r8], -r4, lsl #1 │ │ │ │ @ instruction: 0xf01c4614 │ │ │ │ eorle r0, r8, r1, lsl #30 │ │ │ │ @@ -153423,25 +153423,25 @@ │ │ │ │ bmi 46099c <__bss_end__@@Base+0x15b1e8> │ │ │ │ svceq 0x0008f01c │ │ │ │ bicsle r4, r6, sl, ror r4 │ │ │ │ @ instruction: 0xf01c4d0c │ │ │ │ ldrbtmi r0, [sp], #-3856 @ 0xfffff0f0 │ │ │ │ mcrmi 1, 0, sp, cr11, cr6, {6} │ │ │ │ @ instruction: 0xe7d5447e │ │ │ │ - andseq r6, r2, r2, lsl r5 │ │ │ │ - andseq r6, r2, r8, lsr #10 │ │ │ │ - andseq r6, r2, lr, lsr r5 │ │ │ │ - andseq r6, r2, r4, asr r5 │ │ │ │ - andseq r6, r2, lr, ror #10 │ │ │ │ - andseq r6, r2, r4, lsl #11 │ │ │ │ - andseq sp, r2, ip, ror #20 │ │ │ │ - andseq sp, r2, r2, ror #20 │ │ │ │ - andseq sp, r2, r8, asr sl │ │ │ │ - andseq sp, r2, lr, asr #20 │ │ │ │ - andseq sp, r2, r8, asr #20 │ │ │ │ + andseq r6, r2, lr, lsl #10 │ │ │ │ + andseq r6, r2, r4, lsr #10 │ │ │ │ + andseq r6, r2, sl, lsr r5 │ │ │ │ + andseq r6, r2, r0, asr r5 │ │ │ │ + andseq r6, r2, sl, ror #10 │ │ │ │ + andseq r6, r2, r0, lsl #11 │ │ │ │ + andseq sp, r2, r8, ror #20 │ │ │ │ + andseq sp, r2, lr, asr sl │ │ │ │ + andseq sp, r2, r4, asr sl │ │ │ │ + andseq sp, r2, sl, asr #20 │ │ │ │ + andseq sp, r2, r4, asr #20 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec03490 <__bss_end__@@Base+0xfe8fdcdc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46140fd0 │ │ │ │ blmi 97eb24 <__bss_end__@@Base+0x679370> │ │ │ │ ldrbtmi fp, [sl], #-135 @ 0xffffff79 │ │ │ │ strmi r4, [lr], -r2, lsr #30 │ │ │ │ @@ -153478,16 +153478,16 @@ │ │ │ │ @ instruction: 0xf769e7cb │ │ │ │ svclt 0x0000e98a │ │ │ │ andseq sp, pc, r2, lsl #28 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x001fddfa │ │ │ │ @ instruction: 0x001fdddc │ │ │ │ muleq r0, ip, r8 │ │ │ │ - andseq r6, r2, r4, lsr #9 │ │ │ │ - andseq sp, r2, r6, lsl #19 │ │ │ │ + andseq r6, r2, r0, lsr #9 │ │ │ │ + andseq sp, r2, r2, lsl #19 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec03548 <__bss_end__@@Base+0xfe8fdd94> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strmi r0, [r6], -r8, ror #31 │ │ │ │ addlt r4, r2, ip, lsl #16 │ │ │ │ ldrbtmi r4, [r8], #-1556 @ 0xfffff9ec │ │ │ │ @ instruction: 0xf09f460d │ │ │ │ @@ -153497,16 +153497,16 @@ │ │ │ │ strtmi r4, [r8], -r1, lsr #12 │ │ │ │ ldc 7, cr15, [r6, #420] @ 0x1a4 │ │ │ │ svclt 0x00cc4284 │ │ │ │ strcs r2, [r1], #-1024 @ 0xfffffc00 │ │ │ │ sbcsvc lr, r0, r4, asr #20 │ │ │ │ andeq pc, r1, r0, lsl #1 │ │ │ │ ldcllt 0, cr11, [r0, #-8]! │ │ │ │ - andseq r6, r2, r2, lsl #10 │ │ │ │ @ instruction: 0x001264fe │ │ │ │ + @ instruction: 0x001264fa │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ ldmdami r8, {r0, r1, r2, r9, sl, lr} │ │ │ │ strmi fp, [ip], -r5, lsl #1 │ │ │ │ @ instruction: 0xf09f4478 │ │ │ │ @@ -153528,20 +153528,20 @@ │ │ │ │ ldcl 7, cr15, [sl, #-420] @ 0xfffffe5c │ │ │ │ svclt 0x00cc4284 │ │ │ │ strcs r2, [r1], #-1024 @ 0xfffffc00 │ │ │ │ sbcsvc lr, r0, r4, asr #20 │ │ │ │ andeq pc, r1, r0, lsl #1 │ │ │ │ pop {r0, r2, ip, sp, pc} │ │ │ │ svclt 0x000083f0 │ │ │ │ + @ instruction: 0x001264d8 │ │ │ │ + @ instruction: 0x001264da │ │ │ │ @ instruction: 0x001264dc │ │ │ │ @ instruction: 0x001264de │ │ │ │ andseq r6, r2, r0, ror #9 │ │ │ │ - andseq r6, r2, r2, ror #9 │ │ │ │ - andseq r6, r2, r4, ror #9 │ │ │ │ - @ instruction: 0x001264de │ │ │ │ + @ instruction: 0x001264da │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0040f8cc │ │ │ │ adclt r4, r7, pc, lsr sp │ │ │ │ @ instruction: 0x46914c3f │ │ │ │ @ instruction: 0x461f447d │ │ │ │ @@ -153604,37 +153604,37 @@ │ │ │ │ ldrbtmi r9, [r8], #-779 @ 0xfffffcf5 │ │ │ │ @ instruction: 0xf9def09f │ │ │ │ strmi r9, [r4], -fp, lsl #22 │ │ │ │ @ instruction: 0xe7a74698 │ │ │ │ stm r6, {r0, r3, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ andseq sp, pc, r0, ror ip @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andseq r6, r2, ip, asr #10 │ │ │ │ - andseq r7, r3, r2, asr #28 │ │ │ │ - @ instruction: 0x001264f6 │ │ │ │ + andseq r6, r2, r8, asr #10 │ │ │ │ + andseq r7, r3, lr, lsr lr │ │ │ │ + @ instruction: 0x001264f2 │ │ │ │ andseq pc, r1, r4, lsr #11 │ │ │ │ - andseq r6, r2, r0, lsr #10 │ │ │ │ + andseq r6, r2, ip, lsl r5 │ │ │ │ @ instruction: 0x001fdbd8 │ │ │ │ - @ instruction: 0x001264b2 │ │ │ │ - andseq sp, r2, r2, lsr #23 │ │ │ │ - andseq sp, r2, r4, lsr #15 │ │ │ │ - andseq r6, r2, r0, lsr #9 │ │ │ │ - mulseq r2, sl, r4 │ │ │ │ + andseq r6, r2, lr, lsr #9 │ │ │ │ + mulseq r2, lr, fp │ │ │ │ + andseq sp, r2, r0, lsr #15 │ │ │ │ + mulseq r2, ip, r4 │ │ │ │ + mulseq r2, r6, r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec03764 <__bss_end__@@Base+0xfe8fdfb0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 27054c │ │ │ │ ldrbtmi r4, [sl], #-1548 @ 0xfffff9f4 │ │ │ │ ldc 7, cr15, [r4], {105} @ 0x69 │ │ │ │ svclt 0x00cc4284 │ │ │ │ strcs r2, [r1], #-1024 @ 0xfffffc00 │ │ │ │ sbcsvc lr, r0, r4, asr #20 │ │ │ │ andeq pc, r1, r0, lsl #1 │ │ │ │ svclt 0x0000bd10 │ │ │ │ - andseq r6, r2, r2, ror #10 │ │ │ │ + andseq r6, r2, lr, asr r5 │ │ │ │ ldrbmi r2, [r0, -r1]! │ │ │ │ svclt 0x00004770 │ │ │ │ movwvc r2, #13057 @ 0x3301 │ │ │ │ svclt 0x00004770 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec037a4 <__bss_end__@@Base+0xfe8fdff0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @@ -153794,16 +153794,16 @@ │ │ │ │ pop {r1, r2, r4, sp, lr} │ │ │ │ @ instruction: 0x463083f8 │ │ │ │ stmia r4, {r0, r3, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldrtmi r2, [r0], -r0, lsl #12 │ │ │ │ mvnshi lr, #12386304 @ 0xbd0000 │ │ │ │ andseq sp, pc, r6, asr r9 @ │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ - andseq r6, r2, r4, ror #6 │ │ │ │ - andseq r6, r2, r0, lsr #6 │ │ │ │ + andseq r6, r2, r0, ror #6 │ │ │ │ + andseq r6, r2, ip, lsl r3 │ │ │ │ eoreq lr, r0, r6, lsl r5 │ │ │ │ eoreq r2, r2, r6, ror ip │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec03a40 <__bss_end__@@Base+0xfe8fe28c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strmi r0, [r4], -r0, asr #23 │ │ │ │ strmi r4, [fp], -r8, lsr #16 │ │ │ │ @@ -153845,16 +153845,16 @@ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, LR_svc │ │ │ │ stcmi 2, cr15, [ip, #-52]! @ 0xffffffcc │ │ │ │ @ instruction: 0xf768bdf0 │ │ │ │ svclt 0x0000eea6 │ │ │ │ andseq sp, pc, r0, asr r8 @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x001262b4 │ │ │ │ - mulseq r2, r2, r2 │ │ │ │ + @ instruction: 0x001262b0 │ │ │ │ + andseq r6, r2, lr, lsl #5 │ │ │ │ @ instruction: 0x001fd7d2 │ │ │ │ ldrbmi r2, [r0, -r1]! │ │ │ │ ldrbmi r2, [r0, -r1]! │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ blhi 167dc8 │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ @@ -154071,21 +154071,21 @@ │ │ │ │ andseq sp, pc, lr, ror #14 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ eoreq r2, r2, r0, asr #21 │ │ │ │ @ instruction: 0x001fd6f4 │ │ │ │ andseq r3, r2, ip, asr r2 │ │ │ │ andseq r3, r2, ip, lsl #4 │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ - andseq r5, r2, ip, asr #22 │ │ │ │ + andseq r5, r2, r8, asr #22 │ │ │ │ andseq r3, r2, lr, lsr r1 │ │ │ │ - @ instruction: 0x00125ad0 │ │ │ │ - @ instruction: 0x00125ad2 │ │ │ │ - andseq r6, r2, ip, lsl #1 │ │ │ │ + andseq r5, r2, ip, asr #21 │ │ │ │ + andseq r5, r2, lr, asr #21 │ │ │ │ + andseq r6, r2, r8, lsl #1 │ │ │ │ @ instruction: 0xfffff9ff │ │ │ │ - andseq r5, r2, sl, lsr #31 │ │ │ │ + andseq r5, r2, r6, lsr #31 │ │ │ │ andseq r3, r2, r6, lsl r0 │ │ │ │ strbtne pc, [r0], #-2271 @ 0xfffff721 @ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ ldc2l 7, cr15, [lr], #1020 @ 0x3fc │ │ │ │ orrsle r2, fp, r0, lsl #16 │ │ │ │ blge 1e97520 <__bss_end__@@Base+0x1b91d6c> │ │ │ │ vst1.8 {d20-d22}, [pc :64], r5 │ │ │ │ @@ -154361,21 +154361,21 @@ │ │ │ │ @ instruction: 0xf768980b │ │ │ │ movwcs lr, #3160 @ 0xc58 │ │ │ │ ldrb r9, [r2], -ip, lsl #6 │ │ │ │ b fe7eae9c <__bss_end__@@Base+0xfe4e56e8> │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0x00122fb6 │ │ │ │ - andseq r5, r2, sl, lsr lr │ │ │ │ - andseq ip, r2, r6, asr lr │ │ │ │ - andseq r5, r2, r8, asr sp │ │ │ │ + andseq r5, r2, r6, lsr lr │ │ │ │ + andseq ip, r2, r2, asr lr │ │ │ │ + andseq r5, r2, r4, asr sp │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ - andseq r5, r2, r2, lsr ip │ │ │ │ - andseq r5, r2, r2, lsl ip │ │ │ │ - andseq r5, r2, lr, asr #22 │ │ │ │ + andseq r5, r2, lr, lsr #24 │ │ │ │ + andseq r5, r2, lr, lsl #24 │ │ │ │ + andseq r5, r2, sl, asr #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec0432c <__bss_end__@@Base+0xfe8feb78> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdami r3!, {r4, r6, r7, r8, r9, sl, fp} │ │ │ │ stmdbmi r3!, {r1, r3, r7, ip, sp, pc} │ │ │ │ blmi 97e31c <__bss_end__@@Base+0x678b68> │ │ │ │ ldrbtmi r4, [fp], #-2595 @ 0xfffff5dd │ │ │ │ @@ -154420,16 +154420,16 @@ │ │ │ │ @ instruction: 0xfffff5cb │ │ │ │ @ instruction: 0xfffff793 │ │ │ │ @ instruction: 0xfffff423 │ │ │ │ @ instruction: 0xfffff417 │ │ │ │ @ instruction: 0xfffff781 │ │ │ │ @ instruction: 0xfffff407 │ │ │ │ andseq ip, pc, ip, lsl #30 │ │ │ │ - andseq sl, r3, r6, lsr r5 │ │ │ │ - andseq r5, r2, r8, asr sl │ │ │ │ + andseq sl, r3, r2, lsr r5 │ │ │ │ + andseq r5, r2, r4, asr sl │ │ │ │ andseq r2, r2, r2, ror #14 │ │ │ │ ldrbmi r2, [r0, -r1]! │ │ │ │ movwvc r2, #13057 @ 0x3301 │ │ │ │ svclt 0x00004770 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec04414 <__bss_end__@@Base+0xfe8fec60> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @@ -154465,16 +154465,16 @@ │ │ │ │ ldrbtmi r4, [fp], #-2056 @ 0xfffff7f8 │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmib r2, {r3, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ eoreq r2, r2, sl, asr #4 │ │ │ │ andseq ip, pc, r0, lsl #29 │ │ │ │ eoreq r2, r2, ip, lsr r2 │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ - andseq sl, r3, r2, lsl #9 │ │ │ │ - mulseq r2, ip, r9 │ │ │ │ + andseq sl, r3, lr, ror r4 │ │ │ │ + mulseq r2, r8, r9 │ │ │ │ andseq r2, r2, r6, lsl #13 │ │ │ │ cmnmi r0, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e8f8cc │ │ │ │ ldrbtmi r4, [sp], #-3360 @ 0xfffff2e0 │ │ │ │ ldrdmi pc, [r4, -r5]! │ │ │ │ @@ -154600,16 +154600,16 @@ │ │ │ │ stmdbvs r3, {r0, r1, r4, r5, r7, r8, sp, lr} │ │ │ │ tstvs r3, r1, lsl #22 │ │ │ │ orrsle r2, sl, r0, lsl #22 │ │ │ │ svclt 0x0000e7ec │ │ │ │ andeq r0, r0, r3, ror #12 │ │ │ │ strhteq r2, [r2], -sl │ │ │ │ strdeq r0, [r0], -r9 │ │ │ │ - andseq r5, r2, r2, ror #13 │ │ │ │ - mulseq r2, lr, r6 │ │ │ │ + @ instruction: 0x001256de │ │ │ │ + mulseq r2, sl, r6 │ │ │ │ strhteq sp, [r0], -r0 │ │ │ │ strdeq r1, [r2], -r8 @ │ │ │ │ andeq r0, r0, pc, lsr #32 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec046e0 <__bss_end__@@Base+0xfe8fef2c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 671468 <__bss_end__@@Base+0x36bcb4> │ │ │ │ @@ -154748,22 +154748,22 @@ │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7674478 │ │ │ │ svclt 0x0000ef8e │ │ │ │ @ instruction: 0x001fcab0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq ip, pc, r2, lsr #21 │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ - andseq r4, r2, r2, ror #31 │ │ │ │ + @ instruction: 0x00124fde │ │ │ │ andseq ip, pc, sl, asr sl @ │ │ │ │ - andseq r4, r2, sl, asr #31 │ │ │ │ - andseq r5, r2, r0, lsl #11 │ │ │ │ - @ instruction: 0x00124fb8 │ │ │ │ - andseq sl, r3, sl, lsl r0 │ │ │ │ - andseq r5, r2, r4, lsr r5 │ │ │ │ - andseq r5, r2, ip, asr #10 │ │ │ │ + andseq r4, r2, r6, asr #31 │ │ │ │ + andseq r5, r2, ip, ror r5 │ │ │ │ + @ instruction: 0x00124fb4 │ │ │ │ + andseq sl, r3, r6, lsl r0 │ │ │ │ + andseq r5, r2, r0, lsr r5 │ │ │ │ + andseq r5, r2, r8, asr #10 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ @ instruction: 0x9198f8df │ │ │ │ addlt r2, r3, r0, lsl #6 │ │ │ │ ldrbtmi r4, [r9], #1565 @ 0x61d │ │ │ │ @@ -154865,33 +154865,33 @@ │ │ │ │ addsvc pc, r2, #1325400064 @ 0x4f000000 │ │ │ │ ldmdami r8, {r0, r1, r2, r4, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ cdp 7, 9, cr15, cr14, cr7, {3} │ │ │ │ eoreq r1, r2, sl, lsl sp │ │ │ │ eoreq r1, r2, ip, lsl #26 │ │ │ │ - @ instruction: 0x001254fa │ │ │ │ + @ instruction: 0x001254f6 │ │ │ │ andseq ip, pc, r8, lsr r9 @ │ │ │ │ mlaeq r0, lr, r5, sp │ │ │ │ andseq r7, pc, r8, ror #12 │ │ │ │ - @ instruction: 0x001254fa │ │ │ │ + @ instruction: 0x001254f6 │ │ │ │ andseq r7, pc, ip, lsr #12 │ │ │ │ strhteq r1, [r2], -r2 │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ @ instruction: 0x001f75d8 │ │ │ │ eoreq sp, r0, r0, lsl #10 │ │ │ │ - andseq r5, r2, r2, ror r4 │ │ │ │ - andseq r9, r3, r8, ror #28 │ │ │ │ - andseq r5, r2, r2, lsl #7 │ │ │ │ + andseq r5, r2, lr, ror #8 │ │ │ │ + andseq r9, r3, r4, ror #28 │ │ │ │ + andseq r5, r2, lr, ror r3 │ │ │ │ andseq r2, r2, sl, rrx │ │ │ │ - andseq r9, r3, r2, asr lr │ │ │ │ - andseq r5, r2, ip, ror #6 │ │ │ │ - andseq r5, r2, ip, lsr #7 │ │ │ │ - andseq r9, r3, ip, lsr lr │ │ │ │ - andseq r5, r2, r6, asr r3 │ │ │ │ + andseq r9, r3, lr, asr #28 │ │ │ │ + andseq r5, r2, r8, ror #6 │ │ │ │ + andseq r5, r2, r8, lsr #7 │ │ │ │ + andseq r9, r3, r8, lsr lr │ │ │ │ + andseq r5, r2, r2, asr r3 │ │ │ │ andseq r2, r2, lr, lsr r0 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec04b40 <__bss_end__@@Base+0xfe8ff38c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ vstmdbmi sl!, {d0-d31} │ │ │ │ stmdami sl!, {r2, r9, sl, lr} │ │ │ │ stcmi 2, cr15, [ip, #-692]! @ 0xfffffd4c │ │ │ │ @@ -154933,16 +154933,16 @@ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, LR_svc │ │ │ │ stcmi 2, cr15, [ip, #-52]! @ 0xffffffcc │ │ │ │ @ instruction: 0xf767bdf0 │ │ │ │ svclt 0x0000ee24 │ │ │ │ andseq ip, pc, r0, asr r7 @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x001251b6 │ │ │ │ - andseq r5, r2, sl, lsl #3 │ │ │ │ + @ instruction: 0x001251b2 │ │ │ │ + andseq r5, r2, r6, lsl #3 │ │ │ │ andseq ip, pc, lr, asr #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec04c0c <__bss_end__@@Base+0xfe8ff458> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf44f0ff8 │ │ │ │ strmi r7, [r4], -sl, asr #3 │ │ │ │ @ instruction: 0xf7f96880 │ │ │ │ @@ -155003,16 +155003,16 @@ │ │ │ │ @ instruction: 0xfffff8f7 │ │ │ │ @ instruction: 0xffffffb3 │ │ │ │ @ instruction: 0xfffff8bf │ │ │ │ @ instruction: 0xfffff76f │ │ │ │ @ instruction: 0xfffff815 │ │ │ │ @ instruction: 0xfffff76b │ │ │ │ @ instruction: 0x001fc5f4 │ │ │ │ - andseq r9, r3, r6, asr #24 │ │ │ │ - andseq r5, r2, r0, ror #2 │ │ │ │ + andseq r9, r3, r2, asr #24 │ │ │ │ + andseq r5, r2, ip, asr r1 │ │ │ │ andseq r1, r2, r8, asr #28 │ │ │ │ mlaeq r0, r0, r8, pc @ │ │ │ │ blx fecb4424 <__bss_end__@@Base+0xfe9aec70> │ │ │ │ stmdbeq r0, {r7, ip, sp, lr, pc}^ │ │ │ │ svclt 0x00004770 │ │ │ │ ldrbmi r2, [r0, -r4]! │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ @@ -155098,20 +155098,20 @@ │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7674478 │ │ │ │ svclt 0x0000ecd2 │ │ │ │ andseq ip, pc, r8, asr r5 @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq ip, pc, r6, lsr r5 @ │ │ │ │ andeq r0, r0, pc, ror r6 │ │ │ │ - andseq r9, r3, r4, lsr fp │ │ │ │ - andseq r5, r2, sl, ror #2 │ │ │ │ - andseq r5, r2, r4, lsl #3 │ │ │ │ - andseq r9, r3, r0, lsr #22 │ │ │ │ - andseq r5, r2, r6, asr r1 │ │ │ │ - andseq r5, r2, r4, lsl #3 │ │ │ │ + andseq r9, r3, r0, lsr fp │ │ │ │ + andseq r5, r2, r6, ror #2 │ │ │ │ + andseq r5, r2, r0, lsl #3 │ │ │ │ + andseq r9, r3, ip, lsl fp │ │ │ │ + andseq r5, r2, r2, asr r1 │ │ │ │ + andseq r5, r2, r0, lsl #3 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec04eac <__bss_end__@@Base+0xfe8ff6f8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmib r0, {r3, r5, r6, r7, r8, r9, sl, fp}^ │ │ │ │ strmi r3, [r6], -lr, asr #2 │ │ │ │ strcs fp, [r0], #-377 @ 0xfffffe87 │ │ │ │ @ instruction: 0xf8534627 │ │ │ │ @@ -155207,23 +155207,23 @@ │ │ │ │ @ instruction: 0xf7674478 │ │ │ │ svclt 0x0000ebfa │ │ │ │ andseq ip, pc, lr, lsl #7 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq ip, pc, r6, lsl #7 │ │ │ │ eoreq r1, r2, ip, asr r8 │ │ │ │ muleq r0, r0, r9 │ │ │ │ - andseq fp, r2, r4, lsr #30 │ │ │ │ + andseq fp, r2, r0, lsr #30 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andseq ip, pc, ip, ror #5 │ │ │ │ - andseq r9, r3, ip, lsl #19 │ │ │ │ - andseq r4, r2, r2, asr #31 │ │ │ │ - @ instruction: 0x00124ffa │ │ │ │ - andseq r9, r3, r2, ror r9 │ │ │ │ - andseq r4, r2, r8, lsr #31 │ │ │ │ - andseq r5, r2, r8 │ │ │ │ + andseq r9, r3, r8, lsl #19 │ │ │ │ + @ instruction: 0x00124fbe │ │ │ │ + @ instruction: 0x00124ff6 │ │ │ │ + andseq r9, r3, lr, ror #18 │ │ │ │ + andseq r4, r2, r4, lsr #31 │ │ │ │ + andseq r5, r2, r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec0506c <__bss_end__@@Base+0xfe8ff8b8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46050ff0 │ │ │ │ teqpeq r0, r0 @ @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf8ecf0a6 │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ @@ -155340,21 +155340,21 @@ │ │ │ │ stmdami ip, {r0, r1, r3, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-812 @ 0xfffffcd4 │ │ │ │ b ffb6bde4 <__bss_end__@@Base+0xff866630> │ │ │ │ andseq ip, pc, lr, lsl #2 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq ip, pc, r0, ror #1 │ │ │ │ - mulseq r2, r4, lr │ │ │ │ + mulseq r2, r0, lr │ │ │ │ eoreq ip, r0, sl, ror sp │ │ │ │ eoreq ip, r0, r2, asr #26 │ │ │ │ - andseq r4, r2, r8, ror lr │ │ │ │ - andseq r9, r3, r4, asr r7 │ │ │ │ - andseq r4, r2, sl, lsl #27 │ │ │ │ - andseq r4, r2, r2, lsl lr │ │ │ │ + andseq r4, r2, r4, ror lr │ │ │ │ + andseq r9, r3, r0, asr r7 │ │ │ │ + andseq r4, r2, r6, lsl #27 │ │ │ │ + andseq r4, r2, lr, lsl #28 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00a8f8cc │ │ │ │ @ instruction: 0x4604b090 │ │ │ │ stmdbmi r9!, {r0, r1, r2, r3, r9, sl, lr} │ │ │ │ ldrmi r4, [r8], r9, lsr #28 │ │ │ │ @@ -155486,19 +155486,19 @@ │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ stmib r8, {r0, r1, r2, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ andseq fp, pc, ip, lsr pc @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq fp, pc, r8, lsr #30 │ │ │ │ andeq r0, r0, r0, asr fp │ │ │ │ - @ instruction: 0x00124cf8 │ │ │ │ + @ instruction: 0x00124cf4 │ │ │ │ mulseq pc, r0, lr @ │ │ │ │ - andseq r9, r3, r0, lsl r5 │ │ │ │ - andseq r4, r2, r6, asr #22 │ │ │ │ - andseq r4, r2, r2, lsr ip │ │ │ │ + andseq r9, r3, ip, lsl #10 │ │ │ │ + andseq r4, r2, r2, asr #22 │ │ │ │ + andseq r4, r2, lr, lsr #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec054b8 <__bss_end__@@Base+0xfe8ffd04> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ssub8mi r0, r4, r0 │ │ │ │ stmdavs r5!, {r1, r4, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf8536893 │ │ │ │ addmi r3, r3, #37 @ 0x25 │ │ │ │ @@ -155524,17 +155524,17 @@ │ │ │ │ ldclt 0, cr0, [r8, #-256]! @ 0xffffff00 │ │ │ │ @ instruction: 0xf44f4b05 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r9, ip, sp, lr} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmpcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7674478 │ │ │ │ svclt 0x0000e976 │ │ │ │ - andseq r9, r3, sl, ror #8 │ │ │ │ - andseq r4, r2, r0, lsr #21 │ │ │ │ - @ instruction: 0x00124bb0 │ │ │ │ + andseq r9, r3, r6, ror #8 │ │ │ │ + mulseq r2, ip, sl │ │ │ │ + andseq r4, r2, ip, lsr #23 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec05548 <__bss_end__@@Base+0xfe8ffd94> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi db22b0 <__bss_end__@@Base+0xaacafc> │ │ │ │ blmi dda568 <__bss_end__@@Base+0xad4db4> │ │ │ │ ldrbtmi r4, [sl], #-1542 @ 0xfffff9fa │ │ │ │ andcs r4, r1, pc, lsl #12 │ │ │ │ @@ -155598,16 +155598,16 @@ │ │ │ │ teqpeq r0, r0 @ @ p-variant is OBSOLETE │ │ │ │ blmi 21d868 │ │ │ │ adcsne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-868 @ 0xfffffc9c │ │ │ │ stmia r0!, {r0, r1, r2, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - andseq r9, r3, r0, asr #6 │ │ │ │ - andseq r4, r2, r6, ror r9 │ │ │ │ + andseq r9, r3, ip, lsr r3 │ │ │ │ + andseq r4, r2, r2, ror r9 │ │ │ │ andseq r0, r2, r6, ror #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec05670 <__bss_end__@@Base+0xfe8ffebc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x460c0ff8 │ │ │ │ ldc2l 0, cr15, [r8, #-396]! @ 0xfffffe74 │ │ │ │ cmnlt r4, r0, lsr #2 │ │ │ │ @@ -155620,20 +155620,20 @@ │ │ │ │ @ instruction: 0xf7674478 │ │ │ │ blmi 2e87a0 <__bss_start@@Base+0x19790> │ │ │ │ rscvc pc, r2, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r8, {r0, r1, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-892 @ 0xfffffc84 │ │ │ │ ldm r4!, {r0, r1, r2, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0x001392fe │ │ │ │ - andseq r4, r2, r4, lsr r9 │ │ │ │ + @ instruction: 0x001392fa │ │ │ │ + andseq r4, r2, r0, lsr r9 │ │ │ │ andseq r0, r2, r4, lsr #29 │ │ │ │ - andseq r9, r3, r8, ror #5 │ │ │ │ - andseq r4, r2, lr, lsl r9 │ │ │ │ - andseq r4, r2, sl, asr sl │ │ │ │ + andseq r9, r3, r4, ror #5 │ │ │ │ + andseq r4, r2, sl, lsl r9 │ │ │ │ + andseq r4, r2, r6, asr sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec056d4 <__bss_end__@@Base+0xfe8fff20> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdbmi sp, {r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ ldrbtmi r4, [r9], #-2061 @ 0xfffff7f3 │ │ │ │ @ instruction: 0xf7f74478 │ │ │ │ strmi pc, [r4], -r1, lsl #25 │ │ │ │ @@ -155644,15 +155644,15 @@ │ │ │ │ @ instruction: 0xf003602b │ │ │ │ strtmi pc, [r0], -r5, asr #20 │ │ │ │ @ instruction: 0xf003bd38 │ │ │ │ strmi pc, [r4], -fp, lsr #20 │ │ │ │ mvnle r2, r0, lsl #16 │ │ │ │ ldclt 6, cr4, [r8, #-128]! @ 0xffffff80 │ │ │ │ andseq r6, pc, sl, asr #18 │ │ │ │ - andseq r4, r2, r4, lsr sl │ │ │ │ + andseq r4, r2, r0, lsr sl │ │ │ │ eoreq r1, r2, r4, lsr #1 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec05724 <__bss_end__@@Base+0xfe8fff70> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldrmi r0, [r5], -r8, ror #31 │ │ │ │ addlt r1, r2, sl, lsl #5 │ │ │ │ bl fecffd4c <__bss_end__@@Base+0xfe9fa598> │ │ │ │ @@ -155735,42 +155735,42 @@ │ │ │ │ @ instruction: 0xe7a04478 │ │ │ │ rsbscs r4, r3, r1, lsr r6 │ │ │ │ ldmdami lr, {r0, r2, r3, r4, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xe79a4478 │ │ │ │ @ instruction: 0x4633481d │ │ │ │ ldrbtmi r2, [r8], #-515 @ 0xfffffdfd │ │ │ │ svclt 0x0000e797 │ │ │ │ - andseq fp, r2, r2, asr #14 │ │ │ │ - @ instruction: 0x001249ba │ │ │ │ - andseq fp, r2, r4, lsr #14 │ │ │ │ - andseq r5, r3, r6, lsr #26 │ │ │ │ + andseq fp, r2, lr, lsr r7 │ │ │ │ + @ instruction: 0x001249b6 │ │ │ │ + andseq fp, r2, r0, lsr #14 │ │ │ │ + andseq r5, r3, r2, lsr #26 │ │ │ │ andseq ip, r1, ip, asr pc │ │ │ │ - andseq r4, r2, r0, ror r9 │ │ │ │ + andseq r4, r2, ip, ror #18 │ │ │ │ @ instruction: 0x0011e4da │ │ │ │ - mulseq r3, r8, sp │ │ │ │ - andseq r4, r2, r2, ror #18 │ │ │ │ - andseq r4, r2, r0, ror #18 │ │ │ │ - @ instruction: 0x00132bd2 │ │ │ │ - andseq r4, r2, r8, asr r9 │ │ │ │ + mulseq r3, r4, sp │ │ │ │ + andseq r4, r2, lr, asr r9 │ │ │ │ + andseq r4, r2, ip, asr r9 │ │ │ │ + andseq r2, r3, lr, asr #23 │ │ │ │ + andseq r4, r2, r4, asr r9 │ │ │ │ andseq r0, r2, sl, lsr #10 │ │ │ │ - andseq r4, r2, r8, ror #18 │ │ │ │ - andseq r4, r2, r6, ror #18 │ │ │ │ andseq r4, r2, r4, ror #18 │ │ │ │ andseq r4, r2, r2, ror #18 │ │ │ │ andseq r4, r2, r0, ror #18 │ │ │ │ andseq r4, r2, lr, asr r9 │ │ │ │ - andseq r4, r2, r8, asr r9 │ │ │ │ - andseq r4, r2, r6, asr r9 │ │ │ │ - andseq r7, r3, ip, ror #20 │ │ │ │ - @ instruction: 0x001248f2 │ │ │ │ - andseq r4, r2, ip, ror #17 │ │ │ │ - andseq r4, r2, sl, ror #17 │ │ │ │ + andseq r4, r2, ip, asr r9 │ │ │ │ + andseq r4, r2, sl, asr r9 │ │ │ │ + andseq r4, r2, r4, asr r9 │ │ │ │ + andseq r4, r2, r2, asr r9 │ │ │ │ + andseq r7, r3, r8, ror #20 │ │ │ │ + andseq r4, r2, lr, ror #17 │ │ │ │ andseq r4, r2, r8, ror #17 │ │ │ │ - andseq r4, r2, r0, ror #17 │ │ │ │ - @ instruction: 0x001248da │ │ │ │ + andseq r4, r2, r6, ror #17 │ │ │ │ + andseq r4, r2, r4, ror #17 │ │ │ │ + @ instruction: 0x001248dc │ │ │ │ + @ instruction: 0x001248d6 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0078f8cc │ │ │ │ @ instruction: 0xf8dfb099 │ │ │ │ movwcs r2, #2892 @ 0xb4c │ │ │ │ blvc 12eca88 <__bss_end__@@Base+0xfe72d4> │ │ │ │ @@ -156492,96 +156492,96 @@ │ │ │ │ ldcleq 12, cr0, [ip], #-56 @ 0xffffffc8 │ │ │ │ stcleq 12, cr0, [r8], #-456 @ 0xfffffe38 │ │ │ │ mrrceq 12, 5, r0, r4, cr14 │ │ │ │ mcrreq 12, 4, r0, r0, cr10 │ │ │ │ stceq 12, cr0, [r4], {54} @ 0x36 │ │ │ │ svclt 0x00000bfa │ │ │ │ mulseq pc, r4, r9 @ │ │ │ │ - andseq r9, r3, ip, lsl #2 │ │ │ │ + andseq r9, r3, r8, lsl #2 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andseq r4, r2, r4, lsr r8 │ │ │ │ - andseq r4, r2, lr, asr r8 │ │ │ │ - andseq r4, r2, r2, lsl #18 │ │ │ │ - andseq r4, r2, r2, ror #19 │ │ │ │ - andseq r4, r2, r6, asr #21 │ │ │ │ - andseq r4, r2, r2, asr #23 │ │ │ │ - andseq r4, r2, lr, lsr #25 │ │ │ │ - andseq r4, r2, r6, ror #25 │ │ │ │ - andseq r4, r2, r6, lsr #26 │ │ │ │ - andseq r4, r2, sl, ror #26 │ │ │ │ - @ instruction: 0x00124dbe │ │ │ │ - andseq r4, r2, r0, ror #30 │ │ │ │ + andseq r4, r2, r0, lsr r8 │ │ │ │ + andseq r4, r2, sl, asr r8 │ │ │ │ + @ instruction: 0x001248fe │ │ │ │ + @ instruction: 0x001249de │ │ │ │ + andseq r4, r2, r2, asr #21 │ │ │ │ + @ instruction: 0x00124bbe │ │ │ │ + andseq r4, r2, sl, lsr #25 │ │ │ │ + andseq r4, r2, r2, ror #25 │ │ │ │ + andseq r4, r2, r2, lsr #26 │ │ │ │ + andseq r4, r2, r6, ror #26 │ │ │ │ + @ instruction: 0x00124dba │ │ │ │ andseq r4, r2, ip, asr pc │ │ │ │ - andseq fp, r2, lr, lsl r2 │ │ │ │ - andseq fp, r2, r4, lsr r2 │ │ │ │ - andseq r4, r2, r0, lsl #9 │ │ │ │ - andseq r4, r2, ip, ror #29 │ │ │ │ - @ instruction: 0x00124ef6 │ │ │ │ - andseq r4, r2, ip, ror #29 │ │ │ │ - andseq r4, r2, r0, lsr lr │ │ │ │ - andseq r4, r2, lr, asr lr │ │ │ │ - andseq r4, r2, r6, lsr #28 │ │ │ │ - andseq fp, r2, r8, ror #1 │ │ │ │ - ldrsheq fp, [r2], -lr │ │ │ │ - andseq r4, r2, r6, lsr #6 │ │ │ │ - mulseq r2, sl, fp │ │ │ │ - andseq r4, r2, r6, lsl #23 │ │ │ │ + andseq r4, r2, r8, asr pc │ │ │ │ + andseq fp, r2, sl, lsl r2 │ │ │ │ + andseq fp, r2, r0, lsr r2 │ │ │ │ + andseq r4, r2, ip, ror r4 │ │ │ │ + andseq r4, r2, r8, ror #29 │ │ │ │ + @ instruction: 0x00124ef2 │ │ │ │ + andseq r4, r2, r8, ror #29 │ │ │ │ + andseq r4, r2, ip, lsr #28 │ │ │ │ + andseq r4, r2, sl, asr lr │ │ │ │ + andseq r4, r2, r2, lsr #28 │ │ │ │ + andseq fp, r2, r4, ror #1 │ │ │ │ + ldrsheq fp, [r2], -sl │ │ │ │ + andseq r4, r2, r2, lsr #6 │ │ │ │ + mulseq r2, r6, fp │ │ │ │ + andseq r4, r2, r2, lsl #23 │ │ │ │ andseq r0, r2, lr, lsr #24 │ │ │ │ - andseq r4, r2, r8, asr fp │ │ │ │ + andseq r4, r2, r4, asr fp │ │ │ │ andseq r0, r2, r4, lsl #24 │ │ │ │ - andseq r4, r2, lr, lsr #22 │ │ │ │ + andseq r4, r2, sl, lsr #22 │ │ │ │ @ instruction: 0x00120bda │ │ │ │ - andseq r4, r2, r4, lsl #22 │ │ │ │ - andseq r6, r2, r4, asr #15 │ │ │ │ - andseq r5, r2, ip, lsl #12 │ │ │ │ - @ instruction: 0x00124ad2 │ │ │ │ - andseq r4, r2, r4, lsr sl │ │ │ │ - @ instruction: 0x001249fe │ │ │ │ - @ instruction: 0x001249f2 │ │ │ │ - andseq r4, r2, r4, lsl r3 │ │ │ │ - @ instruction: 0x001241de │ │ │ │ - @ instruction: 0x001241de │ │ │ │ - andseq r4, r2, r8, ror #25 │ │ │ │ - @ instruction: 0x00124cf0 │ │ │ │ - andseq r4, r2, ip, ror #28 │ │ │ │ - andseq r4, r2, sl, asr lr │ │ │ │ - andseq r4, r2, r0, lsl #19 │ │ │ │ - andseq r4, r2, sl, lsr r9 │ │ │ │ - andseq r4, r2, ip, lsr #18 │ │ │ │ - @ instruction: 0x001248fa │ │ │ │ - andseq r4, r2, r8, ror r8 │ │ │ │ - andseq r5, r2, r6, lsr r6 │ │ │ │ - andseq r4, r2, r8, lsl #16 │ │ │ │ - @ instruction: 0x001247dc │ │ │ │ - mulseq r2, r8, r7 │ │ │ │ - andseq r4, r2, sl, asr r7 │ │ │ │ - andseq r4, r2, sl, lsr #14 │ │ │ │ - andseq r4, r2, r6, ror #13 │ │ │ │ - andseq r4, r2, r8, lsr #13 │ │ │ │ - andseq r4, r2, ip, ror r6 │ │ │ │ - andseq r4, r2, ip, lsr r6 │ │ │ │ - @ instruction: 0x001245fe │ │ │ │ - @ instruction: 0x001245d2 │ │ │ │ - mulseq r2, lr, r7 │ │ │ │ - andseq r4, r2, sl, asr #32 │ │ │ │ - andseq r4, r2, r0, asr r0 │ │ │ │ - andseq r4, r2, r2 │ │ │ │ - @ instruction: 0x00123fd0 │ │ │ │ - andseq r4, r2, r6, lsr #25 │ │ │ │ - andseq r4, r2, sl, asr #26 │ │ │ │ - andseq r4, r2, r4, lsl #27 │ │ │ │ - andseq r4, r2, r8, ror #26 │ │ │ │ + andseq r4, r2, r0, lsl #22 │ │ │ │ + andseq r6, r2, r0, asr #15 │ │ │ │ + andseq r5, r2, r8, lsl #12 │ │ │ │ + andseq r4, r2, lr, asr #21 │ │ │ │ + andseq r4, r2, r0, lsr sl │ │ │ │ + @ instruction: 0x001249fa │ │ │ │ + andseq r4, r2, lr, ror #19 │ │ │ │ + andseq r4, r2, r0, lsl r3 │ │ │ │ + @ instruction: 0x001241da │ │ │ │ + @ instruction: 0x001241da │ │ │ │ + andseq r4, r2, r4, ror #25 │ │ │ │ + andseq r4, r2, ip, ror #25 │ │ │ │ + andseq r4, r2, r8, ror #28 │ │ │ │ andseq r4, r2, r6, asr lr │ │ │ │ - andseq r4, r2, r4, asr #28 │ │ │ │ - andseq r4, r2, lr, lsr #28 │ │ │ │ - andseq r4, r2, sl, asr #28 │ │ │ │ - @ instruction: 0x0012aad6 │ │ │ │ - andseq r3, r2, lr, asr #26 │ │ │ │ - @ instruction: 0x00124dfa │ │ │ │ - andseq r4, r2, r4, lsr lr │ │ │ │ + andseq r4, r2, ip, ror r9 │ │ │ │ + andseq r4, r2, r6, lsr r9 │ │ │ │ + andseq r4, r2, r8, lsr #18 │ │ │ │ + @ instruction: 0x001248f6 │ │ │ │ + andseq r4, r2, r4, ror r8 │ │ │ │ + andseq r5, r2, r2, lsr r6 │ │ │ │ + andseq r4, r2, r4, lsl #16 │ │ │ │ + @ instruction: 0x001247d8 │ │ │ │ + mulseq r2, r4, r7 │ │ │ │ + andseq r4, r2, r6, asr r7 │ │ │ │ + andseq r4, r2, r6, lsr #14 │ │ │ │ + andseq r4, r2, r2, ror #13 │ │ │ │ + andseq r4, r2, r4, lsr #13 │ │ │ │ + andseq r4, r2, r8, ror r6 │ │ │ │ + andseq r4, r2, r8, lsr r6 │ │ │ │ + @ instruction: 0x001245fa │ │ │ │ + andseq r4, r2, lr, asr #11 │ │ │ │ + mulseq r2, sl, r7 │ │ │ │ + andseq r4, r2, r6, asr #32 │ │ │ │ + andseq r4, r2, ip, asr #32 │ │ │ │ + @ instruction: 0x00123ffe │ │ │ │ + andseq r3, r2, ip, asr #31 │ │ │ │ + andseq r4, r2, r2, lsr #25 │ │ │ │ + andseq r4, r2, r6, asr #26 │ │ │ │ + andseq r4, r2, r0, lsl #27 │ │ │ │ + andseq r4, r2, r4, ror #26 │ │ │ │ + andseq r4, r2, r2, asr lr │ │ │ │ + andseq r4, r2, r0, asr #28 │ │ │ │ + andseq r4, r2, sl, lsr #28 │ │ │ │ + andseq r4, r2, r6, asr #28 │ │ │ │ + @ instruction: 0x0012aad2 │ │ │ │ + andseq r3, r2, sl, asr #26 │ │ │ │ + @ instruction: 0x00124df6 │ │ │ │ + andseq r4, r2, r0, lsr lr │ │ │ │ mrrceq 8, 13, pc, r8, cr15 @ │ │ │ │ andscs r4, r6, #36700160 @ 0x2300000 │ │ │ │ ldrbtmi r2, [r8], #-257 @ 0xfffffeff │ │ │ │ svc 0x00a2f765 │ │ │ │ @ instruction: 0x4631463a │ │ │ │ @ instruction: 0xf0bf4628 │ │ │ │ stmdacs r1, {r0, r3, r5, r6, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ @@ -157365,107 +157365,107 @@ │ │ │ │ stmib r8, {r0, r2, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strtmi r9, [r0], -r6, lsl #18 │ │ │ │ @ instruction: 0xf7fe9a08 │ │ │ │ @ instruction: 0x4621fa99 │ │ │ │ @ instruction: 0xf7652020 │ │ │ │ @ instruction: 0xf7ffeb0a │ │ │ │ svclt 0x0000baf5 │ │ │ │ - andseq r4, r2, r6, asr #25 │ │ │ │ + andseq r4, r2, r2, asr #25 │ │ │ │ + andseq r4, r2, r2, ror #28 │ │ │ │ + andseq r4, r2, r2, ror #28 │ │ │ │ + andseq r4, r2, r2, ror #28 │ │ │ │ andseq r4, r2, r6, ror #28 │ │ │ │ andseq r4, r2, r6, ror #28 │ │ │ │ andseq r4, r2, r6, ror #28 │ │ │ │ - andseq r4, r2, sl, ror #28 │ │ │ │ - andseq r4, r2, sl, ror #28 │ │ │ │ - andseq r4, r2, sl, ror #28 │ │ │ │ - andseq r4, r2, r6, asr #28 │ │ │ │ andseq r4, r2, r2, asr #28 │ │ │ │ - andseq r4, r2, lr, ror #29 │ │ │ │ - andseq r4, r2, lr, lsl pc │ │ │ │ - andseq r4, r2, sl, asr #30 │ │ │ │ - andseq r4, r2, sl, ror pc │ │ │ │ + andseq r4, r2, lr, lsr lr │ │ │ │ + andseq r4, r2, sl, ror #29 │ │ │ │ + andseq r4, r2, sl, lsl pc │ │ │ │ + andseq r4, r2, r6, asr #30 │ │ │ │ + andseq r4, r2, r6, ror pc │ │ │ │ + andseq r4, r2, ip, lsr #31 │ │ │ │ @ instruction: 0x00124fb0 │ │ │ │ - @ instruction: 0x00124fb4 │ │ │ │ - mulseq r2, ip, pc @ │ │ │ │ - andseq r5, r2, r6, asr r0 │ │ │ │ - andseq r5, r2, sl, asr #32 │ │ │ │ - mulseq r2, r2, r0 │ │ │ │ - andseq r5, r2, r8, ror r0 │ │ │ │ - mulseq r2, r2, r0 │ │ │ │ - andseq r5, r2, r0, asr r1 │ │ │ │ - andseq r5, r2, sl, ror #2 │ │ │ │ - @ instruction: 0x001251ba │ │ │ │ - andseq r5, r2, r6, lsr #3 │ │ │ │ - andseq r5, r2, ip, lsr #3 │ │ │ │ + mulseq r2, r8, pc @ │ │ │ │ + andseq r5, r2, r2, asr r0 │ │ │ │ + andseq r5, r2, r6, asr #32 │ │ │ │ + andseq r5, r2, lr, lsl #1 │ │ │ │ + andseq r5, r2, r4, ror r0 │ │ │ │ + andseq r5, r2, lr, lsl #1 │ │ │ │ + andseq r5, r2, ip, asr #2 │ │ │ │ + andseq r5, r2, r6, ror #2 │ │ │ │ + @ instruction: 0x001251b6 │ │ │ │ + andseq r5, r2, r2, lsr #3 │ │ │ │ + andseq r5, r2, r8, lsr #3 │ │ │ │ andseq sl, pc, lr, asr #16 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andseq r4, r2, r4, lsr #21 │ │ │ │ - andseq r4, r2, r0, lsl #21 │ │ │ │ - andseq sl, r2, sl, asr #7 │ │ │ │ - andseq r3, r2, r0, asr #12 │ │ │ │ - andseq r4, r2, r4, asr #20 │ │ │ │ - @ instruction: 0x001249f2 │ │ │ │ - @ instruction: 0x001246d4 │ │ │ │ - andseq r3, r2, r4, lsl #13 │ │ │ │ - andseq r4, r2, r0, ror sp │ │ │ │ - andseq r4, r2, ip, lsr #27 │ │ │ │ - andseq r4, r2, r0, lsl ip │ │ │ │ - andseq r4, r2, r8, lsr #6 │ │ │ │ - andseq r4, r2, r8, asr #22 │ │ │ │ - @ instruction: 0x00124bbe │ │ │ │ - andseq r3, r2, ip, lsr r5 │ │ │ │ - andseq r4, r2, r0, lsr #17 │ │ │ │ - andseq r4, r2, sl, ror pc │ │ │ │ - andseq r4, r2, r8, asr #30 │ │ │ │ - andseq r4, r2, r4, lsr #16 │ │ │ │ - @ instruction: 0x001247dc │ │ │ │ - mulseq r2, r4, r7 │ │ │ │ - andseq r4, r2, r8, asr #14 │ │ │ │ - andseq r4, r2, r0, lsl #14 │ │ │ │ - andseq r4, r2, r4, asr #9 │ │ │ │ - andseq r4, r2, r4, asr #19 │ │ │ │ - andseq r4, r2, r2, lsr ip │ │ │ │ - andseq r4, r2, ip, asr #17 │ │ │ │ - @ instruction: 0x001243d8 │ │ │ │ - @ instruction: 0x001243d2 │ │ │ │ - andseq r4, r2, ip, lsr r9 │ │ │ │ - andseq r4, r2, lr, lsr #13 │ │ │ │ - @ instruction: 0x001241bc │ │ │ │ - @ instruction: 0x00123ff4 │ │ │ │ - andseq r4, r2, r0, lsl r0 │ │ │ │ - andseq r4, r2, r0, lsl r0 │ │ │ │ - andseq r4, r2, lr │ │ │ │ - andseq r3, r2, lr, lsr #27 │ │ │ │ - andseq r3, r2, r0, lsr #31 │ │ │ │ - andseq r4, r2, r2, ror #1 │ │ │ │ - ldrheq r4, [r2], -ip │ │ │ │ + andseq r4, r2, r0, lsr #21 │ │ │ │ + andseq r4, r2, ip, ror sl │ │ │ │ + andseq sl, r2, r6, asr #7 │ │ │ │ + andseq r3, r2, ip, lsr r6 │ │ │ │ + andseq r4, r2, r0, asr #20 │ │ │ │ + andseq r4, r2, lr, ror #19 │ │ │ │ + @ instruction: 0x001246d0 │ │ │ │ + andseq r3, r2, r0, lsl #13 │ │ │ │ + andseq r4, r2, ip, ror #26 │ │ │ │ + andseq r4, r2, r8, lsr #27 │ │ │ │ + andseq r4, r2, ip, lsl #24 │ │ │ │ + andseq r4, r2, r4, lsr #6 │ │ │ │ + andseq r4, r2, r4, asr #22 │ │ │ │ @ instruction: 0x00124bba │ │ │ │ - mulseq r2, r6, fp │ │ │ │ - andseq r4, r2, sl, ror #20 │ │ │ │ - andseq r3, r2, lr, lsr #21 │ │ │ │ - andseq r3, r2, sl, ror #23 │ │ │ │ - @ instruction: 0x00123bd8 │ │ │ │ - andseq r3, r2, sl, asr #23 │ │ │ │ - andseq r3, r2, lr, ror sl │ │ │ │ - @ instruction: 0x0012bdb6 │ │ │ │ - andseq r3, r2, r8, lsl fp │ │ │ │ - @ instruction: 0x00123af0 │ │ │ │ - andseq r3, r2, lr, lsl #21 │ │ │ │ - andseq r3, r2, sl, lsl sl │ │ │ │ - ldrsheq r4, [r2], -r8 │ │ │ │ - andseq r4, r2, sl, asr #16 │ │ │ │ - andseq r4, r2, ip, lsr #16 │ │ │ │ - andseq r4, r2, sl, lsl #16 │ │ │ │ - @ instruction: 0x001247f0 │ │ │ │ - andseq r3, r2, sl, ror #1 │ │ │ │ - andseq r3, r2, sl, ror #3 │ │ │ │ - @ instruction: 0x001231be │ │ │ │ - mulseq r2, r2, r1 │ │ │ │ - andseq r3, r2, r6, ror #2 │ │ │ │ - andseq r3, r2, r0, asr #2 │ │ │ │ - mulseq r2, r2, r5 │ │ │ │ + andseq r3, r2, r8, lsr r5 │ │ │ │ + mulseq r2, ip, r8 │ │ │ │ + andseq r4, r2, r6, ror pc │ │ │ │ + andseq r4, r2, r4, asr #30 │ │ │ │ + andseq r4, r2, r0, lsr #16 │ │ │ │ + @ instruction: 0x001247d8 │ │ │ │ + mulseq r2, r0, r7 │ │ │ │ + andseq r4, r2, r4, asr #14 │ │ │ │ + @ instruction: 0x001246fc │ │ │ │ + andseq r4, r2, r0, asr #9 │ │ │ │ + andseq r4, r2, r0, asr #19 │ │ │ │ + andseq r4, r2, lr, lsr #24 │ │ │ │ + andseq r4, r2, r8, asr #17 │ │ │ │ + @ instruction: 0x001243d4 │ │ │ │ + andseq r4, r2, lr, asr #7 │ │ │ │ + andseq r4, r2, r8, lsr r9 │ │ │ │ + andseq r4, r2, sl, lsr #13 │ │ │ │ + @ instruction: 0x001241b8 │ │ │ │ + @ instruction: 0x00123ff0 │ │ │ │ + andseq r4, r2, ip │ │ │ │ + andseq r4, r2, ip │ │ │ │ + andseq r4, r2, sl │ │ │ │ + andseq r3, r2, sl, lsr #27 │ │ │ │ + mulseq r2, ip, pc @ │ │ │ │ + ldrsbeq r4, [r2], -lr │ │ │ │ + ldrheq r4, [r2], -r8 │ │ │ │ + @ instruction: 0x00124bb6 │ │ │ │ + mulseq r2, r2, fp │ │ │ │ + andseq r4, r2, r6, ror #20 │ │ │ │ + andseq r3, r2, sl, lsr #21 │ │ │ │ + andseq r3, r2, r6, ror #23 │ │ │ │ + @ instruction: 0x00123bd4 │ │ │ │ + andseq r3, r2, r6, asr #23 │ │ │ │ + andseq r3, r2, sl, ror sl │ │ │ │ + @ instruction: 0x0012bdb2 │ │ │ │ + andseq r3, r2, r4, lsl fp │ │ │ │ + andseq r3, r2, ip, ror #21 │ │ │ │ + andseq r3, r2, sl, lsl #21 │ │ │ │ + andseq r3, r2, r6, lsl sl │ │ │ │ + ldrsheq r4, [r2], -r4 @ │ │ │ │ + andseq r4, r2, r6, asr #16 │ │ │ │ + andseq r4, r2, r8, lsr #16 │ │ │ │ + andseq r4, r2, r6, lsl #16 │ │ │ │ + andseq r4, r2, ip, ror #15 │ │ │ │ + andseq r3, r2, r6, ror #1 │ │ │ │ + andseq r3, r2, r6, ror #3 │ │ │ │ + @ instruction: 0x001231ba │ │ │ │ + andseq r3, r2, lr, lsl #3 │ │ │ │ + andseq r3, r2, r2, ror #2 │ │ │ │ + andseq r3, r2, ip, lsr r1 │ │ │ │ + andseq r4, r2, lr, lsl #11 │ │ │ │ @ instruction: 0xf8df4601 │ │ │ │ strtmi r0, [r3], -ip, ror #26 │ │ │ │ ldrbtmi r2, [r8], #-525 @ 0xfffffdf3 │ │ │ │ ldm sl!, {r0, r2, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ stmdbls r6, {r3, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf7fe4620 │ │ │ │ strtmi pc, [r1], -fp, asr #19 │ │ │ │ @@ -158318,203 +158318,203 @@ │ │ │ │ bl febeec54 <__bss_end__@@Base+0xfe8e94a0> │ │ │ │ @ instruction: 0xf44f4bb3 │ │ │ │ ldmibmi r3!, {r0, r1, r2, r3, r4, r9, ip, sp, lr} │ │ │ │ ldrbtmi r4, [fp], #-2227 @ 0xfffff74d │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf7644478 │ │ │ │ svclt 0x0000eba2 │ │ │ │ - andseq r4, r2, r2, asr #7 │ │ │ │ - andseq r4, r2, r0, lsr #7 │ │ │ │ - andseq r4, r2, lr, ror r3 │ │ │ │ - andseq r3, r2, ip, lsr r9 │ │ │ │ - andseq r4, r2, ip, lsl #11 │ │ │ │ - andseq r4, r2, ip, asr r5 │ │ │ │ - andseq r4, r2, ip, lsr #10 │ │ │ │ - andseq r4, r2, r8, ror #6 │ │ │ │ - andseq r4, r2, r0, asr #6 │ │ │ │ - andseq r4, r2, r8, lsl r3 │ │ │ │ - mulseq r2, r8, r2 │ │ │ │ - andseq r4, r2, r0, ror r2 │ │ │ │ - andseq r4, r2, r8, asr #4 │ │ │ │ - andseq r4, r2, r8, lsl #4 │ │ │ │ - andseq r4, r2, r0, ror #3 │ │ │ │ - @ instruction: 0x001241b8 │ │ │ │ - andseq r4, r2, ip, ror r1 │ │ │ │ - andseq r4, r2, lr, lsr r1 │ │ │ │ - andseq r4, r2, r2, lsl r1 │ │ │ │ - andseq r4, r2, r6, asr #12 │ │ │ │ - andseq r4, r2, sl, lsl r6 │ │ │ │ - andseq r4, r2, lr, ror #11 │ │ │ │ - andseq r4, r2, r6, asr #11 │ │ │ │ - andseq r3, r2, sl, ror r4 │ │ │ │ - andseq r4, r2, lr, lsl #6 │ │ │ │ - @ instruction: 0x001242de │ │ │ │ - andseq r4, r2, lr, lsr #5 │ │ │ │ - andseq r4, r2, r2, lsl #5 │ │ │ │ - andseq r4, r2, r6, asr r2 │ │ │ │ - andseq r4, r2, lr, lsr #4 │ │ │ │ - andseq r4, r2, r6, lsl #4 │ │ │ │ - andseq r4, r2, r2, lsr #9 │ │ │ │ - andseq r4, r2, ip, asr r4 │ │ │ │ - andseq r4, r2, r0, lsr r4 │ │ │ │ - andseq r4, r2, r4, lsl #8 │ │ │ │ - @ instruction: 0x001243d4 │ │ │ │ - andseq r4, r2, r8, lsr #7 │ │ │ │ - andseq r4, r2, ip, ror r3 │ │ │ │ - andseq r4, r2, r0, asr r3 │ │ │ │ - andseq r3, r2, ip, lsr #30 │ │ │ │ - andseq r3, r2, r0, lsl #30 │ │ │ │ - @ instruction: 0x00123ed4 │ │ │ │ - andseq r3, r2, r8, lsr #29 │ │ │ │ - andseq r3, r2, ip, ror lr │ │ │ │ - andseq r3, r2, r0, asr lr │ │ │ │ - andseq r3, r2, r4, lsr #28 │ │ │ │ - @ instruction: 0x00123df8 │ │ │ │ - andseq r9, r2, sl, lsr #14 │ │ │ │ - @ instruction: 0x00122cfa │ │ │ │ - andseq r2, r2, r2, lsl #26 │ │ │ │ - andseq r2, r2, sl, lsl #26 │ │ │ │ - andseq r2, r2, r2, lsl sp │ │ │ │ - andseq r2, r2, sl, lsl sp │ │ │ │ - andseq r2, r2, r2, lsr #26 │ │ │ │ - andseq r2, r2, sl, lsr #26 │ │ │ │ - andseq r2, r2, r2, lsr sp │ │ │ │ - andseq r2, r2, sl, lsr sp │ │ │ │ - andseq r2, r2, lr, asr sp │ │ │ │ - andseq r2, r2, sl, ror #26 │ │ │ │ - andseq r2, r2, r6, ror sp │ │ │ │ - andseq r2, r2, r2, lsl #27 │ │ │ │ - andseq r2, r2, sl, lsl #27 │ │ │ │ - andseq r2, r2, r6, ror #21 │ │ │ │ - andseq r2, r2, lr, ror #21 │ │ │ │ - @ instruction: 0x00122af6 │ │ │ │ - @ instruction: 0x00122afe │ │ │ │ - andseq r2, r2, r6, lsl #22 │ │ │ │ - andseq r2, r2, lr, lsl #22 │ │ │ │ - andseq r2, r2, r6, lsl fp │ │ │ │ - andseq r2, r2, lr, lsl fp │ │ │ │ - andseq r2, r2, sl, lsr #20 │ │ │ │ - andseq r2, r2, r2, ror #25 │ │ │ │ - andseq r2, r2, lr, ror #25 │ │ │ │ + @ instruction: 0x001243be │ │ │ │ + mulseq r2, ip, r3 │ │ │ │ + andseq r4, r2, sl, ror r3 │ │ │ │ + andseq r3, r2, r8, lsr r9 │ │ │ │ + andseq r4, r2, r8, lsl #11 │ │ │ │ + andseq r4, r2, r8, asr r5 │ │ │ │ + andseq r4, r2, r8, lsr #10 │ │ │ │ + andseq r4, r2, r4, ror #6 │ │ │ │ + andseq r4, r2, ip, lsr r3 │ │ │ │ + andseq r4, r2, r4, lsl r3 │ │ │ │ + mulseq r2, r4, r2 │ │ │ │ + andseq r4, r2, ip, ror #4 │ │ │ │ + andseq r4, r2, r4, asr #4 │ │ │ │ + andseq r4, r2, r4, lsl #4 │ │ │ │ + @ instruction: 0x001241dc │ │ │ │ + @ instruction: 0x001241b4 │ │ │ │ + andseq r4, r2, r8, ror r1 │ │ │ │ + andseq r4, r2, sl, lsr r1 │ │ │ │ + andseq r4, r2, lr, lsl #2 │ │ │ │ + andseq r4, r2, r2, asr #12 │ │ │ │ + andseq r4, r2, r6, lsl r6 │ │ │ │ + andseq r4, r2, sl, ror #11 │ │ │ │ + andseq r4, r2, r2, asr #11 │ │ │ │ + andseq r3, r2, r6, ror r4 │ │ │ │ + andseq r4, r2, sl, lsl #6 │ │ │ │ + @ instruction: 0x001242da │ │ │ │ + andseq r4, r2, sl, lsr #5 │ │ │ │ + andseq r4, r2, lr, ror r2 │ │ │ │ + andseq r4, r2, r2, asr r2 │ │ │ │ + andseq r4, r2, sl, lsr #4 │ │ │ │ + andseq r4, r2, r2, lsl #4 │ │ │ │ + mulseq r2, lr, r4 │ │ │ │ + andseq r4, r2, r8, asr r4 │ │ │ │ + andseq r4, r2, ip, lsr #8 │ │ │ │ + andseq r4, r2, r0, lsl #8 │ │ │ │ + @ instruction: 0x001243d0 │ │ │ │ + andseq r4, r2, r4, lsr #7 │ │ │ │ + andseq r4, r2, r8, ror r3 │ │ │ │ + andseq r4, r2, ip, asr #6 │ │ │ │ + andseq r3, r2, r8, lsr #30 │ │ │ │ + @ instruction: 0x00123efc │ │ │ │ + @ instruction: 0x00123ed0 │ │ │ │ + andseq r3, r2, r4, lsr #29 │ │ │ │ + andseq r3, r2, r8, ror lr │ │ │ │ + andseq r3, r2, ip, asr #28 │ │ │ │ + andseq r3, r2, r0, lsr #28 │ │ │ │ + @ instruction: 0x00123df4 │ │ │ │ + andseq r9, r2, r6, lsr #14 │ │ │ │ @ instruction: 0x00122cf6 │ │ │ │ @ instruction: 0x00122cfe │ │ │ │ + andseq r2, r2, r6, lsl #26 │ │ │ │ + andseq r2, r2, lr, lsl #26 │ │ │ │ + andseq r2, r2, r6, lsl sp │ │ │ │ + andseq r2, r2, lr, lsl sp │ │ │ │ andseq r2, r2, r6, lsr #26 │ │ │ │ andseq r2, r2, lr, lsr #26 │ │ │ │ andseq r2, r2, r6, lsr sp │ │ │ │ - andseq r2, r2, lr, lsr sp │ │ │ │ - andseq r2, r2, r6, asr #26 │ │ │ │ - andseq r2, r2, lr, asr #26 │ │ │ │ - andseq r2, r2, r6, asr sp │ │ │ │ - andseq r2, r2, lr, asr sp │ │ │ │ + andseq r2, r2, sl, asr sp │ │ │ │ andseq r2, r2, r6, ror #26 │ │ │ │ - andseq r3, r2, r2, lsr r5 │ │ │ │ - andseq r3, r2, sl, lsl #10 │ │ │ │ - andseq r3, r2, r2, ror #9 │ │ │ │ - @ instruction: 0x001234ba │ │ │ │ - mulseq r2, r2, r4 │ │ │ │ - andseq r3, r2, r2, lsr #10 │ │ │ │ - andseq r3, r2, r8, ror #9 │ │ │ │ - andseq r3, r2, r0, asr #9 │ │ │ │ - mulseq r2, r4, r4 │ │ │ │ - andseq r9, r2, sl, lsl #7 │ │ │ │ - andseq r3, r2, r2, lsr r6 │ │ │ │ - andseq r3, r2, r6, ror #10 │ │ │ │ - andseq r3, r2, sl, lsr r5 │ │ │ │ - andseq r3, r2, r2, lsl r5 │ │ │ │ - andseq r3, r2, lr, asr #11 │ │ │ │ - andseq r3, r2, r6, lsr #11 │ │ │ │ - andseq r3, r2, lr, ror r5 │ │ │ │ - andseq r3, r2, r6, asr r5 │ │ │ │ + andseq r2, r2, r2, ror sp │ │ │ │ + andseq r2, r2, lr, ror sp │ │ │ │ + andseq r2, r2, r6, lsl #27 │ │ │ │ + andseq r2, r2, r2, ror #21 │ │ │ │ + andseq r2, r2, sl, ror #21 │ │ │ │ + @ instruction: 0x00122af2 │ │ │ │ + @ instruction: 0x00122afa │ │ │ │ + andseq r2, r2, r2, lsl #22 │ │ │ │ + andseq r2, r2, sl, lsl #22 │ │ │ │ + andseq r2, r2, r2, lsl fp │ │ │ │ + andseq r2, r2, sl, lsl fp │ │ │ │ + andseq r2, r2, r6, lsr #20 │ │ │ │ + @ instruction: 0x00122cde │ │ │ │ + andseq r2, r2, sl, ror #25 │ │ │ │ + @ instruction: 0x00122cf2 │ │ │ │ + @ instruction: 0x00122cfa │ │ │ │ + andseq r2, r2, r2, lsr #26 │ │ │ │ + andseq r2, r2, sl, lsr #26 │ │ │ │ + andseq r2, r2, r2, lsr sp │ │ │ │ + andseq r2, r2, sl, lsr sp │ │ │ │ + andseq r2, r2, r2, asr #26 │ │ │ │ + andseq r2, r2, sl, asr #26 │ │ │ │ + andseq r2, r2, r2, asr sp │ │ │ │ + andseq r2, r2, sl, asr sp │ │ │ │ + andseq r2, r2, r2, ror #26 │ │ │ │ andseq r3, r2, lr, lsr #10 │ │ │ │ andseq r3, r2, r6, lsl #10 │ │ │ │ @ instruction: 0x001234de │ │ │ │ @ instruction: 0x001234b6 │ │ │ │ - andseq r3, r2, sl, ror #15 │ │ │ │ - @ instruction: 0x001237b6 │ │ │ │ - andseq r3, r2, r2, lsl #13 │ │ │ │ - andseq r3, r2, r2, asr r6 │ │ │ │ - andseq r3, r2, r2, lsr #12 │ │ │ │ - @ instruction: 0x001235f2 │ │ │ │ - andseq r3, r2, r2, lsr r7 │ │ │ │ - andseq r3, r2, r2, lsl #14 │ │ │ │ - @ instruction: 0x001236d2 │ │ │ │ - mulseq r2, lr, r6 │ │ │ │ - andseq r3, r2, sl, ror #12 │ │ │ │ - andseq r3, r2, r6, lsr r6 │ │ │ │ - andseq r3, r2, r2, lsl #12 │ │ │ │ - andseq r3, r2, lr, asr #11 │ │ │ │ - andseq r3, r2, r6, ror #3 │ │ │ │ - andseq r3, r2, r6, asr #3 │ │ │ │ - andseq r3, r2, r6, lsr #3 │ │ │ │ - andseq r3, r2, r2, lsl #3 │ │ │ │ - andseq r3, r2, r6, ror #2 │ │ │ │ - @ instruction: 0x00122ed2 │ │ │ │ - andseq r2, r2, sl, asr #29 │ │ │ │ - andseq r2, r2, r2, asr #29 │ │ │ │ - @ instruction: 0x00122eba │ │ │ │ - @ instruction: 0x00122eb2 │ │ │ │ - andseq r2, r2, r6, lsr #29 │ │ │ │ - mulseq r2, sl, lr │ │ │ │ + andseq r3, r2, lr, lsl #9 │ │ │ │ + andseq r3, r2, lr, lsl r5 │ │ │ │ + andseq r3, r2, r4, ror #9 │ │ │ │ + @ instruction: 0x001234bc │ │ │ │ + mulseq r2, r0, r4 │ │ │ │ + andseq r9, r2, r6, lsl #7 │ │ │ │ + andseq r3, r2, lr, lsr #12 │ │ │ │ + andseq r3, r2, r2, ror #10 │ │ │ │ + andseq r3, r2, r6, lsr r5 │ │ │ │ + andseq r3, r2, lr, lsl #10 │ │ │ │ + andseq r3, r2, sl, asr #11 │ │ │ │ + andseq r3, r2, r2, lsr #11 │ │ │ │ + andseq r3, r2, sl, ror r5 │ │ │ │ + andseq r3, r2, r2, asr r5 │ │ │ │ + andseq r3, r2, sl, lsr #10 │ │ │ │ + andseq r3, r2, r2, lsl #10 │ │ │ │ + @ instruction: 0x001234da │ │ │ │ + @ instruction: 0x001234b2 │ │ │ │ + andseq r3, r2, r6, ror #15 │ │ │ │ + @ instruction: 0x001237b2 │ │ │ │ + andseq r3, r2, lr, ror r6 │ │ │ │ + andseq r3, r2, lr, asr #12 │ │ │ │ + andseq r3, r2, lr, lsl r6 │ │ │ │ + andseq r3, r2, lr, ror #11 │ │ │ │ + andseq r3, r2, lr, lsr #14 │ │ │ │ + @ instruction: 0x001236fe │ │ │ │ + andseq r3, r2, lr, asr #13 │ │ │ │ + mulseq r2, sl, r6 │ │ │ │ + andseq r3, r2, r6, ror #12 │ │ │ │ + andseq r3, r2, r2, lsr r6 │ │ │ │ + @ instruction: 0x001235fe │ │ │ │ + andseq r3, r2, sl, asr #11 │ │ │ │ + andseq r3, r2, r2, ror #3 │ │ │ │ + andseq r3, r2, r2, asr #3 │ │ │ │ + andseq r3, r2, r2, lsr #3 │ │ │ │ + andseq r3, r2, lr, ror r1 │ │ │ │ + andseq r3, r2, r2, ror #2 │ │ │ │ + andseq r2, r2, lr, asr #29 │ │ │ │ + andseq r2, r2, r6, asr #29 │ │ │ │ + @ instruction: 0x00122ebe │ │ │ │ + @ instruction: 0x00122eb6 │ │ │ │ + andseq r2, r2, lr, lsr #29 │ │ │ │ + andseq r2, r2, r2, lsr #29 │ │ │ │ + mulseq r2, r6, lr │ │ │ │ + andseq r2, r2, sl, lsl #29 │ │ │ │ + @ instruction: 0x00122dd2 │ │ │ │ + andseq r2, r2, sl, asr #27 │ │ │ │ + andseq r2, r2, r2, asr #27 │ │ │ │ + @ instruction: 0x00122dba │ │ │ │ + andseq r2, r2, lr, lsr #27 │ │ │ │ + andseq r2, r2, r6, lsr #27 │ │ │ │ + mulseq r2, lr, sp │ │ │ │ + mulseq r2, r6, sp │ │ │ │ + andseq r2, r2, r6, lsl #31 │ │ │ │ + andseq r2, r2, r2, ror #30 │ │ │ │ + andseq r2, r2, lr, lsr pc │ │ │ │ + andseq r2, r2, r4, lsl pc │ │ │ │ + andseq r2, r2, sl, ror #29 │ │ │ │ + andseq r2, r2, r0, asr #29 │ │ │ │ andseq r2, r2, lr, lsl #29 │ │ │ │ + andseq r2, r2, r8, ror #28 │ │ │ │ + andseq r2, r2, r6, lsr lr │ │ │ │ + andseq r2, r2, r4, lsl #28 │ │ │ │ @ instruction: 0x00122dd6 │ │ │ │ - andseq r2, r2, lr, asr #27 │ │ │ │ - andseq r2, r2, r6, asr #27 │ │ │ │ - @ instruction: 0x00122dbe │ │ │ │ - @ instruction: 0x00122db2 │ │ │ │ - andseq r2, r2, sl, lsr #27 │ │ │ │ - andseq r2, r2, r2, lsr #27 │ │ │ │ - mulseq r2, sl, sp │ │ │ │ - andseq r2, r2, sl, lsl #31 │ │ │ │ - andseq r2, r2, r6, ror #30 │ │ │ │ - andseq r2, r2, r2, asr #30 │ │ │ │ - andseq r2, r2, r8, lsl pc │ │ │ │ - andseq r2, r2, lr, ror #29 │ │ │ │ - andseq r2, r2, r4, asr #29 │ │ │ │ - mulseq r2, r2, lr │ │ │ │ - andseq r2, r2, ip, ror #28 │ │ │ │ - andseq r2, r2, sl, lsr lr │ │ │ │ - andseq r2, r2, r8, lsl #28 │ │ │ │ - @ instruction: 0x00122dda │ │ │ │ - @ instruction: 0x00122db0 │ │ │ │ - andseq r2, r2, lr, lsl #27 │ │ │ │ - andseq r2, r2, r0, asr sp │ │ │ │ - andseq r2, r2, sl, lsr #26 │ │ │ │ - @ instruction: 0x00122cf4 │ │ │ │ - andseq r2, r2, r8, asr #3 │ │ │ │ - andseq r3, r2, ip, lsl #15 │ │ │ │ - andseq r6, r3, r0, asr #19 │ │ │ │ - @ instruction: 0x001229f2 │ │ │ │ - andseq r2, r2, r6, ror #21 │ │ │ │ - andseq r6, r3, sl, lsr #19 │ │ │ │ - @ instruction: 0x001229dc │ │ │ │ - andseq r2, r2, r0, ror sl │ │ │ │ - mulseq r3, r4, r9 │ │ │ │ - andseq r2, r2, r6, asr #19 │ │ │ │ - andseq r2, r2, lr, ror sl │ │ │ │ - andseq r6, r3, lr, ror r9 │ │ │ │ - @ instruction: 0x001229b0 │ │ │ │ - andseq r2, r2, r0, lsl sl │ │ │ │ - andseq r6, r3, r8, ror #18 │ │ │ │ - mulseq r2, sl, r9 │ │ │ │ - @ instruction: 0x001229d2 │ │ │ │ - andseq r6, r3, r2, asr r9 │ │ │ │ - andseq r2, r2, r4, lsl #19 │ │ │ │ - mulseq r2, ip, r9 │ │ │ │ + andseq r2, r2, ip, lsr #27 │ │ │ │ + andseq r2, r2, sl, lsl #27 │ │ │ │ + andseq r2, r2, ip, asr #26 │ │ │ │ + andseq r2, r2, r6, lsr #26 │ │ │ │ + @ instruction: 0x00122cf0 │ │ │ │ + andseq r2, r2, r4, asr #3 │ │ │ │ + andseq r3, r2, r8, lsl #15 │ │ │ │ + @ instruction: 0x001369bc │ │ │ │ + andseq r2, r2, lr, ror #19 │ │ │ │ + andseq r2, r2, r2, ror #21 │ │ │ │ + andseq r6, r3, r6, lsr #19 │ │ │ │ + @ instruction: 0x001229d8 │ │ │ │ + andseq r2, r2, ip, ror #20 │ │ │ │ + mulseq r3, r0, r9 │ │ │ │ + andseq r2, r2, r2, asr #19 │ │ │ │ + andseq r2, r2, sl, ror sl │ │ │ │ + andseq r6, r3, sl, ror r9 │ │ │ │ + andseq r2, r2, ip, lsr #19 │ │ │ │ + andseq r2, r2, ip, lsl #20 │ │ │ │ + andseq r6, r3, r4, ror #18 │ │ │ │ + mulseq r2, r6, r9 │ │ │ │ + andseq r2, r2, lr, asr #19 │ │ │ │ + andseq r6, r3, lr, asr #18 │ │ │ │ + andseq r2, r2, r0, lsl #19 │ │ │ │ + mulseq r2, r8, r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fec083a8 <__bss_end__@@Base+0xfe902bf4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 1f5190 │ │ │ │ rsbcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7644478 │ │ │ │ svclt 0x0000ea2e │ │ │ │ - andseq r6, r3, r8, lsr #13 │ │ │ │ - andseq r3, r2, lr, asr #16 │ │ │ │ - andseq r3, r2, ip, ror #16 │ │ │ │ + andseq r6, r3, r4, lsr #13 │ │ │ │ + andseq r3, r2, sl, asr #16 │ │ │ │ + andseq r3, r2, r8, ror #16 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ strmi fp, [r6], -r3, lsl #1 │ │ │ │ ldrmi r4, [r0], sp, lsl #12 │ │ │ │ @ instruction: 0xf7644699 │ │ │ │ @@ -158988,15 +158988,15 @@ │ │ │ │ stmible fp, {r0, r3, r6, r7, r9, ip, sp, pc}^ │ │ │ │ teqpeq r7, #-2147483607 @ p-variant is OBSOLETE @ 0x80000029 │ │ │ │ blcs 49e4b0 <__bss_end__@@Base+0x198cfc> │ │ │ │ cdpcc 15, 5, cr11, cr7, cr4, {4} │ │ │ │ @ instruction: 0xe7c3b2f3 │ │ │ │ ldmle r5!, {r0, r3, r8, r9, fp, sp}^ │ │ │ │ svclt 0x0000e7c2 │ │ │ │ - @ instruction: 0x001233b0 │ │ │ │ + andseq r3, r2, ip, lsr #7 │ │ │ │ andseq r3, pc, sl, lsl #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fec08b64 <__bss_end__@@Base+0xfe9033b0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf44f0ff8 │ │ │ │ @ instruction: 0xf7647040 │ │ │ │ bmi 1ebed4 │ │ │ │ @@ -160718,43 +160718,43 @@ │ │ │ │ @ instruction: 0xf44f4b21 │ │ │ │ stmdbmi r1!, {r5, r9, ip, sp, lr} │ │ │ │ ldrbtmi r4, [fp], #-2081 @ 0xfffff7df │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7624478 │ │ │ │ svclt 0x0000e8e4 │ │ │ │ andeq r0, r0, r0, ror #27 │ │ │ │ - andseq r4, r3, r8, lsr #11 │ │ │ │ + andseq r4, r3, r4, lsr #11 │ │ │ │ andeq r0, r0, ip, lsl #28 │ │ │ │ andeq r0, r0, ip, asr #19 │ │ │ │ eoreq ip, r1, r0, ror r2 │ │ │ │ eoreq ip, r1, r4, ror #4 │ │ │ │ andeq r0, r0, r0, lsr fp │ │ │ │ andeq r0, r0, r0, lsl #19 │ │ │ │ andeq r0, r0, r4, lsl #23 │ │ │ │ eoreq ip, r1, r8, ror #3 │ │ │ │ - andseq r4, r3, r2, lsr #9 │ │ │ │ - andseq r1, r2, r8, asr #12 │ │ │ │ + mulseq r3, lr, r4 │ │ │ │ + andseq r1, r2, r4, asr #12 │ │ │ │ andseq ip, r1, r4, asr r5 │ │ │ │ - andseq r4, r3, ip, lsl #9 │ │ │ │ - andseq r1, r2, r2, lsr r6 │ │ │ │ + andseq r4, r3, r8, lsl #9 │ │ │ │ + andseq r1, r2, lr, lsr #12 │ │ │ │ andseq ip, r1, lr, lsr r5 │ │ │ │ strhteq ip, [r1], -r2 │ │ │ │ - andseq r4, r3, ip, ror #8 │ │ │ │ - andseq r1, r2, r2, lsl r6 │ │ │ │ + andseq r4, r3, r8, ror #8 │ │ │ │ + andseq r1, r2, lr, lsl #12 │ │ │ │ andseq ip, r1, lr, lsl r5 │ │ │ │ - andseq r4, r3, r6, asr r4 │ │ │ │ - @ instruction: 0x001215fc │ │ │ │ + andseq r4, r3, r2, asr r4 │ │ │ │ + @ instruction: 0x001215f8 │ │ │ │ andseq ip, r1, r8, lsl #10 │ │ │ │ eoreq ip, r1, ip, ror r1 │ │ │ │ - andseq r4, r3, r6, lsr r4 │ │ │ │ - @ instruction: 0x001215dc │ │ │ │ + andseq r4, r3, r2, lsr r4 │ │ │ │ + @ instruction: 0x001215d8 │ │ │ │ andseq ip, r1, r8, ror #9 │ │ │ │ eoreq ip, r1, ip, asr r1 │ │ │ │ - andseq r4, r3, r6, lsl r4 │ │ │ │ - @ instruction: 0x001215bc │ │ │ │ + andseq r4, r3, r2, lsl r4 │ │ │ │ + @ instruction: 0x001215b8 │ │ │ │ andseq ip, r1, r8, asr #9 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec0a6dc <__bss_end__@@Base+0xfe904f28> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldrmi r0, [r4], -r0, ror #31 │ │ │ │ ldrmi r4, [lr], -sl, lsr #20 │ │ │ │ ldrbtmi r4, [sl], #-2858 @ 0xfffff4d6 │ │ │ │ @@ -160798,17 +160798,17 @@ │ │ │ │ stmdami r8, {r0, r1, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7624478 │ │ │ │ svclt 0x0000e848 │ │ │ │ @ instruction: 0x001f6bb6 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r6, pc, lr, asr fp @ │ │ │ │ - andseq r4, r3, r4, lsr r3 │ │ │ │ - @ instruction: 0x00121ad2 │ │ │ │ - @ instruction: 0x00121af0 │ │ │ │ + andseq r4, r3, r0, lsr r3 │ │ │ │ + andseq r1, r2, lr, asr #21 │ │ │ │ + andseq r1, r2, ip, ror #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec0a7b4 <__bss_end__@@Base+0xfe905000> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46080ff8 │ │ │ │ strcs r4, [r0], #-1553 @ 0xfffff9ef │ │ │ │ andvs r4, ip, sl, lsl r6 │ │ │ │ @@ -160900,34 +160900,34 @@ │ │ │ │ svclt 0x0000ef82 │ │ │ │ andseq r6, pc, ip, ror #19 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r6, pc, r4, ror #19 │ │ │ │ andeq r0, r0, r4, lsl #26 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ @ instruction: 0x001f69b6 │ │ │ │ - @ instruction: 0x001341bc │ │ │ │ - andseq r1, r2, r2, ror r9 │ │ │ │ - mulseq r2, r0, r9 │ │ │ │ + @ instruction: 0x001341b8 │ │ │ │ + andseq r1, r2, lr, ror #18 │ │ │ │ + andseq r1, r2, ip, lsl #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fec0a948 <__bss_end__@@Base+0xfe905194> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46080ff8 │ │ │ │ @ instruction: 0x461a4611 │ │ │ │ @ instruction: 0xf8d36803 │ │ │ │ ldrmi r3, [r8, r0, lsl #2] │ │ │ │ @ instruction: 0xbd08b900 │ │ │ │ vqdmulh.s d20, d0, d5 │ │ │ │ stmdbmi r5, {r0, r1, r3, r4, r5, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7614478 │ │ │ │ svclt 0x0000ef54 │ │ │ │ - andseq r4, r3, r2, ror #2 │ │ │ │ - andseq r1, r2, r8, lsl r9 │ │ │ │ - andseq r1, r2, ip, asr #18 │ │ │ │ + andseq r4, r3, lr, asr r1 │ │ │ │ + andseq r1, r2, r4, lsl r9 │ │ │ │ + andseq r1, r2, r8, asr #18 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec0a98c <__bss_end__@@Base+0xfe9051d8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldrmi r0, [sp], -r0, ror #31 │ │ │ │ @ instruction: 0x46144b32 │ │ │ │ ldrbtmi r4, [fp], #-2610 @ 0xfffff5ce │ │ │ │ strmi fp, [r7], -r3, lsl #1 │ │ │ │ @@ -160978,24 +160978,24 @@ │ │ │ │ ldrbtmi r4, [fp], #-2063 @ 0xfffff7f1 │ │ │ │ @ instruction: 0x33284479 │ │ │ │ @ instruction: 0xf7614478 │ │ │ │ svclt 0x0000eee0 │ │ │ │ andseq r6, pc, r6, lsl #18 │ │ │ │ andeq r0, r0, r4, lsl #26 │ │ │ │ eoreq r7, r0, r6, asr #11 │ │ │ │ - andseq r1, r2, ip, lsr #18 │ │ │ │ + andseq r1, r2, r8, lsr #18 │ │ │ │ mlaeq r0, ip, r5, r7 │ │ │ │ - @ instruction: 0x001218de │ │ │ │ + @ instruction: 0x001218da │ │ │ │ eoreq r7, r0, sl, ror r5 │ │ │ │ - mulseq r2, r8, r8 │ │ │ │ + mulseq r2, r4, r8 │ │ │ │ eoreq r7, r0, ip, asr r5 │ │ │ │ mulseq r1, r2, fp │ │ │ │ - andseq r4, r3, sl, ror r0 │ │ │ │ - andseq r1, r2, r0, lsr r8 │ │ │ │ - andseq r2, r2, r4, ror r0 │ │ │ │ + andseq r4, r3, r6, ror r0 │ │ │ │ + andseq r1, r2, ip, lsr #16 │ │ │ │ + andseq r2, r2, r0, ror r0 │ │ │ │ andsvc r2, r0, r0 │ │ │ │ svclt 0x00004770 │ │ │ │ andsvc r2, r0, r0 │ │ │ │ svclt 0x00004770 │ │ │ │ andsvc r2, r0, r0 │ │ │ │ svclt 0x00004770 │ │ │ │ andsvc r2, r0, r0 │ │ │ │ @@ -161227,17 +161227,17 @@ │ │ │ │ ldrbtmi r4, [fp], #-2056 @ 0xfffff7f8 │ │ │ │ movtcc r4, #17529 @ 0x4479 │ │ │ │ @ instruction: 0xf7614478 │ │ │ │ svclt 0x0000ecee │ │ │ │ @ instruction: 0x001f64d6 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ mulseq pc, r8, r4 @ │ │ │ │ - mulseq r3, r6, ip │ │ │ │ - andseq r1, r2, ip, asr #8 │ │ │ │ - andseq r1, r2, r0, lsl #10 │ │ │ │ + mulseq r3, r2, ip │ │ │ │ + andseq r1, r2, r8, asr #8 │ │ │ │ + @ instruction: 0x001214fc │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec0ae64 <__bss_end__@@Base+0xfe9056b0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ssub8mi r0, r4, r0 │ │ │ │ blmi 8864e8 <__bss_end__@@Base+0x580d34> │ │ │ │ ldrbtmi r4, [sl], #-1544 @ 0xfffff9f8 │ │ │ │ strbtmi fp, [r9], -r2, lsl #1 │ │ │ │ @@ -161421,20 +161421,20 @@ │ │ │ │ stmdami fp, {r1, r3, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-856 @ 0xfffffca8 │ │ │ │ bl 1af1cd0 <__bss_end__@@Base+0x17ec51c> │ │ │ │ andseq r6, pc, sl, lsr #4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r6, pc, r2, lsr #3 │ │ │ │ - andseq r3, r3, r6, lsr #19 │ │ │ │ - andseq r1, r2, ip, asr r1 │ │ │ │ - mulseq r1, r4, pc @ │ │ │ │ - andseq r3, r3, ip, lsl #19 │ │ │ │ - andseq r1, r2, r2, asr #2 │ │ │ │ - @ instruction: 0x001211f6 │ │ │ │ + andseq r3, r3, r2, lsr #19 │ │ │ │ + andseq r1, r2, r8, asr r1 │ │ │ │ + mulseq r1, r0, pc @ │ │ │ │ + andseq r3, r3, r8, lsl #19 │ │ │ │ + andseq r1, r2, lr, lsr r1 │ │ │ │ + @ instruction: 0x001211f2 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec0b178 <__bss_end__@@Base+0xfe9059c4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strmi r0, [r8], -r0, ror #31 │ │ │ │ ldrmi r4, [r6], -fp, lsr #18 │ │ │ │ ldrbtmi r4, [r9], #-2603 @ 0xfffff5d5 │ │ │ │ movwcs fp, #132 @ 0x84 │ │ │ │ @@ -161550,20 +161550,20 @@ │ │ │ │ stmdami fp, {r1, r3, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-884 @ 0xfffffc8c │ │ │ │ b 1a71ed4 <__bss_end__@@Base+0x176c720> │ │ │ │ andseq r6, pc, lr, asr #32 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r5, pc, r6, asr #31 │ │ │ │ - andseq r3, r3, r2, lsr #15 │ │ │ │ - andseq r0, r2, r8, asr pc │ │ │ │ - mulseq r1, r0, sp │ │ │ │ - andseq r3, r3, r8, lsl #15 │ │ │ │ - andseq r0, r2, lr, lsr pc │ │ │ │ - @ instruction: 0x00120ff2 │ │ │ │ + mulseq r3, lr, r7 │ │ │ │ + andseq r0, r2, r4, asr pc │ │ │ │ + andseq lr, r1, ip, lsl #27 │ │ │ │ + andseq r3, r3, r4, lsl #15 │ │ │ │ + andseq r0, r2, sl, lsr pc │ │ │ │ + andseq r0, r2, lr, ror #31 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec0b37c <__bss_end__@@Base+0xfe905bc8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x460d0fd8 │ │ │ │ ldrmi r4, [ip], -r1, asr #18 │ │ │ │ ldrbtmi r4, [r9], #-2881 @ 0xfffff4bf │ │ │ │ stmiapl fp, {r0, r2, r7, ip, sp, pc}^ │ │ │ │ @@ -161629,20 +161629,20 @@ │ │ │ │ ldrbtmi r4, [fp], #-2059 @ 0xfffff7f5 │ │ │ │ orrscc r4, r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7614478 │ │ │ │ svclt 0x0000e9ca │ │ │ │ andseq r5, pc, r6, lsl pc @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r5, pc, lr, lsl #29 │ │ │ │ - andseq r3, r3, r8, ror #12 │ │ │ │ - andseq r0, r2, lr, lsl lr │ │ │ │ - andseq lr, r1, r6, asr ip │ │ │ │ - andseq r3, r3, lr, asr #12 │ │ │ │ - andseq r0, r2, r4, lsl #28 │ │ │ │ - @ instruction: 0x00120eb8 │ │ │ │ + andseq r3, r3, r4, ror #12 │ │ │ │ + andseq r0, r2, sl, lsl lr │ │ │ │ + andseq lr, r1, r2, asr ip │ │ │ │ + andseq r3, r3, sl, asr #12 │ │ │ │ + andseq r0, r2, r0, lsl #28 │ │ │ │ + @ instruction: 0x00120eb4 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ stmdbmi r9, {r2, r3, r9, sl, lr}^ │ │ │ │ blmi 1305b3c <__bss_end__@@Base+0x1000388> │ │ │ │ addlt r4, r5, r9, ror r4 │ │ │ │ @@ -161716,20 +161716,20 @@ │ │ │ │ @ instruction: 0x33ac4479 │ │ │ │ @ instruction: 0xf7614478 │ │ │ │ @ instruction: 0xf761e91e │ │ │ │ svclt 0x0000e928 │ │ │ │ @ instruction: 0x001f5dd8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r5, pc, r2, lsr sp @ │ │ │ │ - andseq r3, r3, ip, lsl #10 │ │ │ │ - andseq r0, r2, r2, asr #25 │ │ │ │ - andseq r0, r2, r6, ror sp │ │ │ │ - @ instruction: 0x001334f6 │ │ │ │ - andseq r0, r2, ip, lsr #25 │ │ │ │ - andseq lr, r1, r4, ror #21 │ │ │ │ + andseq r3, r3, r8, lsl #10 │ │ │ │ + @ instruction: 0x00120cbe │ │ │ │ + andseq r0, r2, r2, ror sp │ │ │ │ + @ instruction: 0x001334f2 │ │ │ │ + andseq r0, r2, r8, lsr #25 │ │ │ │ + andseq lr, r1, r0, ror #21 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec0b614 <__bss_end__@@Base+0xfe905e60> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x460d0fd8 │ │ │ │ ldrmi r4, [ip], -r2, asr #18 │ │ │ │ ldrbtmi r4, [r9], #-2882 @ 0xfffff4be │ │ │ │ stmiapl fp, {r0, r2, r7, ip, sp, pc}^ │ │ │ │ @@ -161796,20 +161796,20 @@ │ │ │ │ ldrbtmi r4, [fp], #-2059 @ 0xfffff7f5 │ │ │ │ biccc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7614478 │ │ │ │ svclt 0x0000e87c │ │ │ │ andseq r5, pc, lr, ror ip @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x001f5bf6 │ │ │ │ - andseq r3, r3, ip, asr #7 │ │ │ │ - andseq r0, r2, r2, lsl #23 │ │ │ │ - @ instruction: 0x0011e9ba │ │ │ │ - @ instruction: 0x001333b2 │ │ │ │ - andseq r0, r2, r8, ror #22 │ │ │ │ - andseq r0, r2, ip, lsl ip │ │ │ │ + andseq r3, r3, r8, asr #7 │ │ │ │ + andseq r0, r2, lr, ror fp │ │ │ │ + @ instruction: 0x0011e9b6 │ │ │ │ + andseq r3, r3, lr, lsr #7 │ │ │ │ + andseq r0, r2, r4, ror #22 │ │ │ │ + andseq r0, r2, r8, lsl ip │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d8f8cc │ │ │ │ stmdbmi r5, {r1, r2, r3, r9, sl, lr}^ │ │ │ │ blmi 1205dd4 <__bss_end__@@Base+0xf00620> │ │ │ │ addlt r4, r4, r9, ror r4 │ │ │ │ @@ -161879,20 +161879,20 @@ │ │ │ │ stmdami fp, {r1, r3, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-1000 @ 0xfffffc18 │ │ │ │ svc 0x00d4f760 │ │ │ │ andseq r5, pc, ip, lsr fp @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x001f5ab4 │ │ │ │ - andseq r3, r3, lr, ror r2 │ │ │ │ - andseq r0, r2, r4, lsr sl │ │ │ │ - andseq lr, r1, ip, ror #16 │ │ │ │ - andseq r3, r3, r4, ror #4 │ │ │ │ - andseq r0, r2, sl, lsl sl │ │ │ │ - andseq r0, r2, lr, asr #21 │ │ │ │ + andseq r3, r3, sl, ror r2 │ │ │ │ + andseq r0, r2, r0, lsr sl │ │ │ │ + andseq lr, r1, r8, ror #16 │ │ │ │ + andseq r3, r3, r0, ror #4 │ │ │ │ + andseq r0, r2, r6, lsl sl │ │ │ │ + andseq r0, r2, sl, asr #21 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ ldmdbmi sp!, {r0, r2, r3, r9, sl, lr} │ │ │ │ bmi 1005f08 <__bss_end__@@Base+0xd00754> │ │ │ │ addlt r4, r5, r9, ror r4 │ │ │ │ @@ -162273,19 +162273,19 @@ │ │ │ │ @ instruction: 0x001f54f8 │ │ │ │ andseq r5, pc, lr, ror #9 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ muleq r0, r0, r9 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andseq r5, pc, r2, lsl #9 │ │ │ │ eoreq r6, r0, r4, ror #2 │ │ │ │ - andseq r0, r2, r6, lsl r5 │ │ │ │ + andseq r0, r2, r2, lsl r5 │ │ │ │ eoreq r6, r0, lr, asr #2 │ │ │ │ - andseq r0, r2, r8, lsl r5 │ │ │ │ + andseq r0, r2, r4, lsl r5 │ │ │ │ eoreq r6, r0, r4, lsr r1 │ │ │ │ - andseq r0, r2, sl, lsl r5 │ │ │ │ + andseq r0, r2, r6, lsl r5 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec0bec4 <__bss_end__@@Base+0xfe906710> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldrdlt r0, [r8], r0 @ │ │ │ │ cdpmi 6, 2, cr4, cr15, cr4, {0} │ │ │ │ @ instruction: 0x4613461d │ │ │ │ stmdals ip, {r1, r3, r5, r9, sl, lr} │ │ │ │ @@ -162628,15 +162628,15 @@ │ │ │ │ @ instruction: 0x4798695b │ │ │ │ strcs lr, [r1], #-1953 @ 0xfffff85f │ │ │ │ @ instruction: 0xf760e7e2 │ │ │ │ svclt 0x0000ea08 │ │ │ │ @ instruction: 0x001f4fbc │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ mulseq pc, r4, pc @ │ │ │ │ - andseq r2, r3, lr, ror #15 │ │ │ │ + andseq r2, r3, sl, ror #15 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec0c440 <__bss_end__@@Base+0xfe906c8c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldclmi 15, cr0, [r2, #-704] @ 0xfffffd40 │ │ │ │ mrrcmi 0, 8, fp, r2, cr15 │ │ │ │ ldrbtmi r4, [sp], #-1550 @ 0xfffff9f2 │ │ │ │ bmi 1547f98 <__bss_end__@@Base+0x12427e4> │ │ │ │ @@ -162721,20 +162721,20 @@ │ │ │ │ stmdb r6, {r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ andseq r4, pc, r2, asr lr @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r4, pc, sl, asr #28 │ │ │ │ andeq r0, r0, ip, lsl r7 │ │ │ │ andseq r4, pc, r2, lsr #27 │ │ │ │ andseq r4, pc, sl, lsl #27 │ │ │ │ - andseq r2, r3, r6, lsl #13 │ │ │ │ - andseq pc, r1, r8, lsr lr @ │ │ │ │ - andseq r2, r2, ip, asr r3 │ │ │ │ - andseq r2, r3, ip, ror #12 │ │ │ │ - andseq pc, r1, lr, lsl lr @ │ │ │ │ - andseq pc, r1, r2, asr #28 │ │ │ │ + andseq r2, r3, r2, lsl #13 │ │ │ │ + andseq pc, r1, r4, lsr lr @ │ │ │ │ + andseq r2, r2, r8, asr r3 │ │ │ │ + andseq r2, r3, r8, ror #12 │ │ │ │ + andseq pc, r1, sl, lsl lr @ │ │ │ │ + andseq pc, r1, lr, lsr lr @ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b8f8cc │ │ │ │ bmi fea46c2c <__bss_end__@@Base+0xfe741478> │ │ │ │ addlt r4, r9, r6, lsr #23 │ │ │ │ stcmi 4, cr4, [r6, #488]! @ 0x1e8 │ │ │ │ @@ -162903,20 +162903,20 @@ │ │ │ │ ldrbtmi r3, [r8], #-880 @ 0xfffffc90 │ │ │ │ svc 0x00d8f75f │ │ │ │ andseq r4, pc, r8, asr #25 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r4, pc, r0, asr #25 │ │ │ │ andseq r4, pc, r2, ror ip @ │ │ │ │ andeq r0, r0, ip, lsl r7 │ │ │ │ - andseq r2, r3, sl, lsr #7 │ │ │ │ - andseq pc, r1, ip, asr fp @ │ │ │ │ - andseq r6, r2, r0, lsr #27 │ │ │ │ - mulseq r3, r0, r3 │ │ │ │ - andseq pc, r1, r2, asr #22 │ │ │ │ - andseq r6, r2, r6, lsl #27 │ │ │ │ + andseq r2, r3, r6, lsr #7 │ │ │ │ + andseq pc, r1, r8, asr fp @ │ │ │ │ + mulseq r2, ip, sp │ │ │ │ + andseq r2, r3, ip, lsl #7 │ │ │ │ + andseq pc, r1, lr, lsr fp @ │ │ │ │ + andseq r6, r2, r2, lsl #27 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ cdpeq 8, 3, cr15, cr0, cr12, {6} │ │ │ │ blne fe9f3a28 <__bss_end__@@Base+0xfe6ee274> │ │ │ │ @ instruction: 0xf8dfb0eb │ │ │ │ @ instruction: 0xf10d2ba4 │ │ │ │ @@ -163669,22 +163669,22 @@ │ │ │ │ andeq r0, r0, r8, ror #12 │ │ │ │ andeq r0, r0, r0, lsl #16 │ │ │ │ muleq r0, r8, ip │ │ │ │ andeq r0, r0, ip, asr #25 │ │ │ │ andeq r0, r0, r4, asr #22 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsl r7 │ │ │ │ - andseq r6, r2, r4, ror #9 │ │ │ │ + andseq r6, r2, r0, ror #9 │ │ │ │ @ instruction: 0x001f43ba │ │ │ │ mulseq pc, ip, r1 @ │ │ │ │ andseq r4, pc, r0, asr #2 │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ @ instruction: 0xfffff657 │ │ │ │ andseq r4, pc, r4, asr r0 @ │ │ │ │ - andseq r1, r3, r0, asr r9 │ │ │ │ + andseq r1, r3, ip, asr #18 │ │ │ │ andcs r6, r0, #933888 @ 0xe4000 │ │ │ │ ldrmi r9, [r0], -r2, lsl #4 │ │ │ │ @ instruction: 0xf8db9200 │ │ │ │ movwls r3, #12304 @ 0x3010 │ │ │ │ ldrdcc pc, [ip], -r8 │ │ │ │ ldrmi r9, [r3], -r1, lsl #6 │ │ │ │ blx ff3722b8 <__bss_end__@@Base+0xff06cb04> │ │ │ │ @@ -163764,38 +163764,38 @@ │ │ │ │ @ instruction: 0xf75f4478 │ │ │ │ blmi 770860 <__bss_end__@@Base+0x46b0ac> │ │ │ │ submi pc, pc, #64, 4 │ │ │ │ ldmdami sl, {r0, r3, r4, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-936 @ 0xfffffc58 │ │ │ │ ldmdb r4, {r0, r1, r2, r3, r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0x001316f8 │ │ │ │ - andseq lr, r1, sl, lsr #29 │ │ │ │ - andseq lr, r1, lr, asr #30 │ │ │ │ - @ instruction: 0x001316dc │ │ │ │ - andseq lr, r1, lr, lsl #29 │ │ │ │ - andseq lr, r1, lr, ror #29 │ │ │ │ - andseq r1, r3, r6, asr #13 │ │ │ │ - andseq lr, r1, r8, ror lr │ │ │ │ - mulseq r1, ip, lr │ │ │ │ - @ instruction: 0x001316b0 │ │ │ │ - andseq lr, r1, r2, ror #28 │ │ │ │ - andseq lr, r1, r6, lsr #30 │ │ │ │ - andseq lr, r1, ip, asr lr │ │ │ │ - andseq lr, r1, ip, asr lr │ │ │ │ - andseq lr, r1, r0, asr lr │ │ │ │ - andseq r1, r3, r4, lsr r6 │ │ │ │ - andseq lr, r1, r6, ror #27 │ │ │ │ - andseq lr, r1, r6, lsr lr │ │ │ │ - andseq r1, r3, lr, lsl r6 │ │ │ │ - @ instruction: 0x0011edd0 │ │ │ │ - andseq lr, r1, r8, lsr pc │ │ │ │ - andseq r1, r3, r8, lsl #12 │ │ │ │ - @ instruction: 0x0011edba │ │ │ │ + @ instruction: 0x001316f4 │ │ │ │ andseq lr, r1, r6, lsr #29 │ │ │ │ + andseq lr, r1, sl, asr #30 │ │ │ │ + @ instruction: 0x001316d8 │ │ │ │ + andseq lr, r1, sl, lsl #29 │ │ │ │ + andseq lr, r1, sl, ror #29 │ │ │ │ + andseq r1, r3, r2, asr #13 │ │ │ │ + andseq lr, r1, r4, ror lr │ │ │ │ + mulseq r1, r8, lr │ │ │ │ + andseq r1, r3, ip, lsr #13 │ │ │ │ + andseq lr, r1, lr, asr lr │ │ │ │ + andseq lr, r1, r2, lsr #30 │ │ │ │ + andseq lr, r1, r8, asr lr │ │ │ │ + andseq lr, r1, r8, asr lr │ │ │ │ + andseq lr, r1, ip, asr #28 │ │ │ │ + andseq r1, r3, r0, lsr r6 │ │ │ │ + andseq lr, r1, r2, ror #27 │ │ │ │ + andseq lr, r1, r2, lsr lr │ │ │ │ + andseq r1, r3, sl, lsl r6 │ │ │ │ + andseq lr, r1, ip, asr #27 │ │ │ │ + andseq lr, r1, r4, lsr pc │ │ │ │ + andseq r1, r3, r4, lsl #12 │ │ │ │ + @ instruction: 0x0011edb6 │ │ │ │ + andseq lr, r1, r2, lsr #29 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e8f8cc │ │ │ │ ldrsbthi pc, [ip], #-143 @ 0xffffff71 @ │ │ │ │ blcs c784c │ │ │ │ strmi sp, [r4], -pc, lsr #32 │ │ │ │ @@ -163828,17 +163828,17 @@ │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-956 @ 0xfffffc44 │ │ │ │ ldm ip, {r0, r1, r2, r3, r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ andseq r3, pc, r8, lsr ip @ │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ @ instruction: 0xfffff1ed │ │ │ │ andseq r6, r1, sl, ror #26 │ │ │ │ - andseq r1, r3, r8, lsl r5 │ │ │ │ - andseq lr, r1, sl, asr #25 │ │ │ │ - andseq lr, r1, r2, asr #28 │ │ │ │ + andseq r1, r3, r4, lsl r5 │ │ │ │ + andseq lr, r1, r6, asr #25 │ │ │ │ + andseq lr, r1, lr, lsr lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec0d708 <__bss_end__@@Base+0xfe907f54> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 4ba4d0 <__bss_end__@@Base+0x1b4d1c> │ │ │ │ ldcmi 6, cr4, [r0], {5} │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ stmdbmi pc, {r0, r1, r3, r4, r5, r6, sl, lr} @ │ │ │ │ @@ -163987,15 +163987,15 @@ │ │ │ │ andvc r2, r3, r0, lsl #6 │ │ │ │ @ instruction: 0x469ce799 │ │ │ │ svceq 0x0000f1b9 │ │ │ │ svcge 0x0061f47f │ │ │ │ @ instruction: 0xe7a34631 │ │ │ │ svceq 0x0000f1b9 │ │ │ │ @ instruction: 0xe78dd1d3 │ │ │ │ - andseq lr, r1, lr, ror ip │ │ │ │ + andseq lr, r1, sl, ror ip │ │ │ │ @ instruction: 0x4604b5f0 │ │ │ │ ldrdeq pc, [r0], r0 │ │ │ │ stclvs 13, cr9, [r6], #20 │ │ │ │ @ instruction: 0x0c06eb00 │ │ │ │ stcvs 15, cr6, [r6, #-640]! @ 0xfffffd80 │ │ │ │ svcvs 0x00604484 │ │ │ │ bl c79c0 │ │ │ │ @@ -164175,17 +164175,17 @@ │ │ │ │ ldrmi sp, [r4], -r5, ror #19 │ │ │ │ ldcllt 7, cr14, [r8, #916]! @ 0x394 │ │ │ │ vqdmulh.s d20, d0, d4 │ │ │ │ stmdbmi r4, {r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [lr, #376] @ 0x178 │ │ │ │ - andseq r1, r3, r2, rrx │ │ │ │ - @ instruction: 0x0011e8f4 │ │ │ │ - andseq lr, r1, r6, lsl r9 │ │ │ │ + andseq r1, r3, lr, asr r0 │ │ │ │ + @ instruction: 0x0011e8f0 │ │ │ │ + andseq lr, r1, r2, lsl r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec0dc74 <__bss_end__@@Base+0xfe9084c0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ strmi r1, [sp], -sl, lsl #26 │ │ │ │ @ instruction: 0xffb6f7ff │ │ │ │ tstne pc, #212, 18 @ 0x350000 │ │ │ │ @@ -164473,17 +164473,17 @@ │ │ │ │ ldrbtmi r4, [fp], #-2056 @ 0xfffff7f8 │ │ │ │ movwcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf75e4478 │ │ │ │ svclt 0x0000eb92 │ │ │ │ @ instruction: 0x001f35da │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r3, pc, ip, ror r2 @ │ │ │ │ - andseq r0, r3, sl, asr #23 │ │ │ │ - andseq lr, r1, ip, asr r4 │ │ │ │ - andseq r0, r2, r0, lsl #16 │ │ │ │ + andseq r0, r3, r6, asr #23 │ │ │ │ + andseq lr, r1, r8, asr r4 │ │ │ │ + @ instruction: 0x001207fc │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ addlt r6, r3, r3, asr #18 │ │ │ │ cdpne 6, 1, cr4, cr10, cr5, {0} │ │ │ │ andcs fp, r1, #24, 30 @ 0x60 │ │ │ │ @@ -164898,61 +164898,61 @@ │ │ │ │ blcs cf5a0 │ │ │ │ mcrge 4, 7, pc, cr13, cr15, {3} @ │ │ │ │ @ instruction: 0xf908f0d7 │ │ │ │ @ instruction: 0xf75ee6e9 │ │ │ │ svclt 0x0000e84a │ │ │ │ @ instruction: 0x001f2fb0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - mulseq r1, r6, r2 │ │ │ │ - andseq lr, r1, r2, ror #4 │ │ │ │ - andseq lr, r1, r2, asr r2 │ │ │ │ - andseq lr, r1, sl, asr #4 │ │ │ │ + mulseq r1, r2, r2 │ │ │ │ + andseq lr, r1, lr, asr r2 │ │ │ │ + andseq lr, r1, lr, asr #4 │ │ │ │ andseq lr, r1, r6, asr #4 │ │ │ │ andseq lr, r1, r2, asr #4 │ │ │ │ - andseq lr, r1, r2, ror #5 │ │ │ │ - andseq lr, r1, ip, ror #5 │ │ │ │ - @ instruction: 0x0011e2dc │ │ │ │ + andseq lr, r1, lr, lsr r2 │ │ │ │ + @ instruction: 0x0011e2de │ │ │ │ + andseq lr, r1, r8, ror #5 │ │ │ │ @ instruction: 0x0011e2d8 │ │ │ │ - @ instruction: 0x0011e2d0 │ │ │ │ - @ instruction: 0x0011e2b6 │ │ │ │ + @ instruction: 0x0011e2d4 │ │ │ │ + andseq lr, r1, ip, asr #5 │ │ │ │ @ instruction: 0x0011e2b2 │ │ │ │ - andseq lr, r1, sl, lsr #5 │ │ │ │ - andseq lr, r1, r2, lsr #5 │ │ │ │ - andseq lr, r1, r0, lsr #5 │ │ │ │ - andseq lr, r1, r6, lsr #5 │ │ │ │ - andseq lr, r1, r8, lsr #5 │ │ │ │ + andseq lr, r1, lr, lsr #5 │ │ │ │ andseq lr, r1, r6, lsr #5 │ │ │ │ + mulseq r1, lr, r2 │ │ │ │ mulseq r1, ip, r2 │ │ │ │ + andseq lr, r1, r2, lsr #5 │ │ │ │ + andseq lr, r1, r4, lsr #5 │ │ │ │ + andseq lr, r1, r2, lsr #5 │ │ │ │ + mulseq r1, r8, r2 │ │ │ │ eoreq r3, r0, sl, lsl #24 │ │ │ │ - mulseq r1, r6, r2 │ │ │ │ - andseq lr, r1, r8, asr r2 │ │ │ │ - andseq lr, r1, r8, lsl r0 │ │ │ │ - andseq lr, r1, ip, lsl #4 │ │ │ │ - andseq lr, r1, sl, ror #3 │ │ │ │ - @ instruction: 0x0011e1fc │ │ │ │ - andseq lr, r1, r6, lsr r2 │ │ │ │ - mulseq r1, sl, pc @ │ │ │ │ - mulseq r1, r2, pc @ │ │ │ │ + mulseq r1, r2, r2 │ │ │ │ + andseq lr, r1, r4, asr r2 │ │ │ │ + andseq lr, r1, r4, lsl r0 │ │ │ │ + andseq lr, r1, r8, lsl #4 │ │ │ │ + andseq lr, r1, r6, ror #3 │ │ │ │ + @ instruction: 0x0011e1f8 │ │ │ │ + andseq lr, r1, r2, lsr r2 │ │ │ │ mulseq r1, r6, pc @ │ │ │ │ + andseq sp, r1, lr, lsl #31 │ │ │ │ + mulseq r1, r2, pc @ │ │ │ │ + andseq sp, r1, r6, lsr #31 │ │ │ │ andseq sp, r1, sl, lsr #31 │ │ │ │ - andseq sp, r1, lr, lsr #31 │ │ │ │ - andseq sp, r1, r0, lsr #31 │ │ │ │ - @ instruction: 0x0011dfbc │ │ │ │ - andseq sp, r1, r0, asr #31 │ │ │ │ + mulseq r1, ip, pc @ │ │ │ │ + @ instruction: 0x0011dfb8 │ │ │ │ @ instruction: 0x0011dfbc │ │ │ │ - andseq sp, r1, r0, lsr pc │ │ │ │ - andseq sp, r1, ip, lsr #31 │ │ │ │ - andseq sp, r1, r0, lsr #31 │ │ │ │ - @ instruction: 0x0011def4 │ │ │ │ - andseq sp, r1, r8, lsl #31 │ │ │ │ - mulseq r1, r0, pc @ │ │ │ │ + @ instruction: 0x0011dfb8 │ │ │ │ + andseq sp, r1, ip, lsr #30 │ │ │ │ + andseq sp, r1, r8, lsr #31 │ │ │ │ + mulseq r1, ip, pc @ │ │ │ │ + @ instruction: 0x0011def0 │ │ │ │ + andseq sp, r1, r4, lsl #31 │ │ │ │ + andseq sp, r1, ip, lsl #31 │ │ │ │ andseq r2, pc, r2, ror #22 │ │ │ │ - andseq sp, r1, ip, ror pc │ │ │ │ - andseq sp, r1, r2, asr #31 │ │ │ │ - andseq lr, r1, sl, lsr #32 │ │ │ │ + andseq sp, r1, r8, ror pc │ │ │ │ + @ instruction: 0x0011dfbe │ │ │ │ + andseq lr, r1, r6, lsr #32 │ │ │ │ ldrlt r6, [r0], #-3907 @ 0xfffff0bd │ │ │ │ svcvs 0x00c16d04 │ │ │ │ ldrdcs pc, [r4], r0 @ │ │ │ │ cdpvs 4, 0, cr4, cr0, cr3, {1} │ │ │ │ ldrmi r4, [r3], #-1035 @ 0xfffffbf5 │ │ │ │ blmi 1f57f4 │ │ │ │ svclt 0x00ac4283 │ │ │ │ @@ -165122,15 +165122,15 @@ │ │ │ │ rsccs pc, ip, r4, asr #17 │ │ │ │ eorscs lr, lr, #196, 18 @ 0x310000 │ │ │ │ stmib r4, {r0, r1, r5, r6, r8, sp, lr}^ │ │ │ │ stmib r4, {r6, r9, sp}^ │ │ │ │ adcvs r2, r2, r2, asr #4 │ │ │ │ pop {r5, r9, sl, lr} │ │ │ │ svclt 0x000081f0 │ │ │ │ - andseq sp, r1, lr, lsl lr │ │ │ │ + andseq sp, r1, sl, lsl lr │ │ │ │ @ instruction: 0xffffff25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fec0eb3c <__bss_end__@@Base+0xfe909388> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ rorslt r0, r8 @ │ │ │ │ bvs 1a3ecc │ │ │ │ bvs 11a3df8 <__bss_end__@@Base+0xe9e644> │ │ │ │ @@ -165144,20 +165144,20 @@ │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf75d4478 │ │ │ │ blmi 2b32cc │ │ │ │ stmdbmi r7, {r0, r2, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2055 @ 0xfffff7f9 │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 2, pc, cr12, cr13, {2} @ │ │ │ │ - andseq r0, r3, ip, ror #2 │ │ │ │ - andseq sp, r1, r2, lsr #26 │ │ │ │ - andseq r8, r2, r0, lsl #3 │ │ │ │ - andseq r0, r3, sl, asr r1 │ │ │ │ - andseq sp, r1, r0, lsl sp │ │ │ │ - mulseq r2, lr, r4 │ │ │ │ + andseq r0, r3, r8, ror #2 │ │ │ │ + andseq sp, r1, lr, lsl sp │ │ │ │ + andseq r8, r2, ip, ror r1 │ │ │ │ + andseq r0, r3, r6, asr r1 │ │ │ │ + andseq sp, r1, ip, lsl #26 │ │ │ │ + mulseq r2, sl, r4 │ │ │ │ bvs fe151fac <__bss_end__@@Base+0xfde4c7f8> │ │ │ │ orrvs r6, fp, sl, lsl #5 │ │ │ │ orrvs r6, r1, r8, asr #3 │ │ │ │ smlabblt fp, fp, r9, r6 │ │ │ │ @ instruction: 0x477061d9 │ │ │ │ subsvs fp, r1, #-2147483648 @ 0x80000000 │ │ │ │ svclt 0x00004770 │ │ │ │ @@ -165620,41 +165620,41 @@ │ │ │ │ stmdami r0!, {r0, r1, r2, r3, r4, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf75d4478 │ │ │ │ svclt 0x0000ea9c │ │ │ │ andseq r2, pc, r8, lsr r3 @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r2, pc, r0, lsl #4 │ │ │ │ - @ instruction: 0x0012faba │ │ │ │ - andseq sp, r1, r8, lsl #13 │ │ │ │ - mulseq r1, ip, r8 │ │ │ │ - mulseq r2, ip, sl │ │ │ │ - andseq sp, r1, sl, ror #12 │ │ │ │ - andseq sp, r1, r0, lsl #17 │ │ │ │ - andseq pc, r2, r8, lsl #21 │ │ │ │ - andseq sp, r1, r6, asr r6 │ │ │ │ - andseq sp, r1, ip, ror #16 │ │ │ │ - andseq pc, r2, r4, ror sl @ │ │ │ │ - andseq sp, r1, r2, asr #12 │ │ │ │ - andseq sp, r1, r6, asr r8 │ │ │ │ - andseq pc, r2, lr, asr sl @ │ │ │ │ - andseq sp, r1, ip, lsr #12 │ │ │ │ + @ instruction: 0x0012fab6 │ │ │ │ + andseq sp, r1, r4, lsl #13 │ │ │ │ + mulseq r1, r8, r8 │ │ │ │ + mulseq r2, r8, sl │ │ │ │ + andseq sp, r1, r6, ror #12 │ │ │ │ + andseq sp, r1, ip, ror r8 │ │ │ │ + andseq pc, r2, r4, lsl #21 │ │ │ │ + andseq sp, r1, r2, asr r6 │ │ │ │ + andseq sp, r1, r8, ror #16 │ │ │ │ + andseq pc, r2, r0, ror sl @ │ │ │ │ + andseq sp, r1, lr, lsr r6 │ │ │ │ + andseq sp, r1, r2, asr r8 │ │ │ │ + andseq pc, r2, sl, asr sl @ │ │ │ │ + andseq sp, r1, r8, lsr #12 │ │ │ │ + andseq sp, r1, ip, asr #13 │ │ │ │ + andseq pc, r2, r4, asr #20 │ │ │ │ + andseq sp, r1, r2, lsl r6 │ │ │ │ @ instruction: 0x0011d6d0 │ │ │ │ - andseq pc, r2, r8, asr #20 │ │ │ │ - andseq sp, r1, r6, lsl r6 │ │ │ │ - @ instruction: 0x0011d6d4 │ │ │ │ - andseq pc, r2, r0, lsr sl @ │ │ │ │ - @ instruction: 0x0011d5fe │ │ │ │ - andseq sp, r1, r4, asr #12 │ │ │ │ - andseq pc, r2, ip, lsl sl @ │ │ │ │ - andseq sp, r1, sl, ror #11 │ │ │ │ - andseq sp, r1, r0, lsr #12 │ │ │ │ - andseq pc, r2, r8, lsl #20 │ │ │ │ - @ instruction: 0x0011d5d6 │ │ │ │ - @ instruction: 0x0011d5fc │ │ │ │ + andseq pc, r2, ip, lsr #20 │ │ │ │ + @ instruction: 0x0011d5fa │ │ │ │ + andseq sp, r1, r0, asr #12 │ │ │ │ + andseq pc, r2, r8, lsl sl @ │ │ │ │ + andseq sp, r1, r6, ror #11 │ │ │ │ + andseq sp, r1, ip, lsl r6 │ │ │ │ + andseq pc, r2, r4, lsl #20 │ │ │ │ + @ instruction: 0x0011d5d2 │ │ │ │ + @ instruction: 0x0011d5f8 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0098f8cc │ │ │ │ @ instruction: 0x4690b091 │ │ │ │ @ instruction: 0x46994aba │ │ │ │ ldrbtmi r4, [sl], #-3002 @ 0xfffff446 │ │ │ │ @@ -165842,32 +165842,32 @@ │ │ │ │ ldrbtmi r4, [fp], #-2071 @ 0xfffff7e9 │ │ │ │ teqcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf75d4478 │ │ │ │ svclt 0x0000e8e0 │ │ │ │ andseq r1, pc, r6, lsr #30 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r1, pc, r4, ror #27 │ │ │ │ - andseq pc, r2, r8, ror #14 │ │ │ │ - andseq sp, r1, r6, lsr r3 │ │ │ │ - andseq sp, r1, r6, asr #8 │ │ │ │ - andseq pc, r2, r6, ror #13 │ │ │ │ - @ instruction: 0x0011d2b4 │ │ │ │ - andseq sp, r1, r8, asr #9 │ │ │ │ - @ instruction: 0x0012f6d2 │ │ │ │ - andseq sp, r1, r0, lsr #5 │ │ │ │ - @ instruction: 0x0011d4b4 │ │ │ │ - @ instruction: 0x0012f6be │ │ │ │ - andseq sp, r1, ip, lsl #5 │ │ │ │ + andseq pc, r2, r4, ror #14 │ │ │ │ + andseq sp, r1, r2, lsr r3 │ │ │ │ + andseq sp, r1, r2, asr #8 │ │ │ │ + andseq pc, r2, r2, ror #13 │ │ │ │ + @ instruction: 0x0011d2b0 │ │ │ │ + andseq sp, r1, r4, asr #9 │ │ │ │ + andseq pc, r2, lr, asr #13 │ │ │ │ + mulseq r1, ip, r2 │ │ │ │ + @ instruction: 0x0011d4b0 │ │ │ │ + @ instruction: 0x0012f6ba │ │ │ │ + andseq sp, r1, r8, lsl #5 │ │ │ │ + andseq sp, r1, r8, ror #6 │ │ │ │ + andseq pc, r2, r2, lsr #13 │ │ │ │ + andseq sp, r1, r0, ror r2 │ │ │ │ andseq sp, r1, ip, ror #6 │ │ │ │ - andseq pc, r2, r6, lsr #13 │ │ │ │ - andseq sp, r1, r4, ror r2 │ │ │ │ - andseq sp, r1, r0, ror r3 │ │ │ │ - mulseq r2, r2, r6 │ │ │ │ - andseq sp, r1, r0, ror #4 │ │ │ │ - andseq sp, r1, r4, lsr r3 │ │ │ │ + andseq pc, r2, lr, lsl #13 │ │ │ │ + andseq sp, r1, ip, asr r2 │ │ │ │ + andseq sp, r1, r0, lsr r3 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00a0f8cc │ │ │ │ ldrmi fp, [pc], -pc, lsl #1 │ │ │ │ stmib sp, {r0, r1, r2, r3, r5, r7, r8, r9, fp, lr}^ │ │ │ │ bmi fec7cce0 <__bss_end__@@Base+0xfe97752c> │ │ │ │ @@ -166043,36 +166043,36 @@ │ │ │ │ eorne pc, sp, #64, 4 │ │ │ │ ldmdami sl, {r0, r3, r4, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-844 @ 0xfffffcb4 │ │ │ │ svc 0x004af75c │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x001f1bd0 │ │ │ │ - @ instruction: 0x0012f4f0 │ │ │ │ - ldrheq sp, [r1], -lr │ │ │ │ - andseq sp, r1, r6, lsr r2 │ │ │ │ + andseq pc, r2, ip, ror #9 │ │ │ │ + ldrheq sp, [r1], -sl │ │ │ │ + andseq sp, r1, r2, lsr r2 │ │ │ │ andseq r1, pc, sl, asr #20 │ │ │ │ - @ instruction: 0x0012f3da │ │ │ │ - andseq ip, r1, r8, lsr #31 │ │ │ │ - @ instruction: 0x0011d1bc │ │ │ │ - andseq pc, r2, r4, asr #7 │ │ │ │ - mulseq r1, r2, pc @ │ │ │ │ - andseq sp, r1, r6, lsr #3 │ │ │ │ - andseq pc, r2, lr, lsr #7 │ │ │ │ - andseq ip, r1, ip, ror pc │ │ │ │ - ldrsbeq sp, [r1], -r8 │ │ │ │ - mulseq r2, r4, r3 │ │ │ │ - andseq ip, r1, r2, ror #30 │ │ │ │ - andseq sp, r1, r6, lsl #1 │ │ │ │ - andseq pc, r2, lr, ror r3 @ │ │ │ │ - andseq ip, r1, ip, asr #30 │ │ │ │ - andseq sp, r1, r8, lsr #1 │ │ │ │ - andseq pc, r2, r8, ror #6 │ │ │ │ - andseq ip, r1, r6, lsr pc │ │ │ │ - andseq sp, r1, sl, rrx │ │ │ │ + @ instruction: 0x0012f3d6 │ │ │ │ + andseq ip, r1, r4, lsr #31 │ │ │ │ + @ instruction: 0x0011d1b8 │ │ │ │ + andseq pc, r2, r0, asr #7 │ │ │ │ + andseq ip, r1, lr, lsl #31 │ │ │ │ + andseq sp, r1, r2, lsr #3 │ │ │ │ + andseq pc, r2, sl, lsr #7 │ │ │ │ + andseq ip, r1, r8, ror pc │ │ │ │ + ldrsbeq sp, [r1], -r4 │ │ │ │ + mulseq r2, r0, r3 │ │ │ │ + andseq ip, r1, lr, asr pc │ │ │ │ + andseq sp, r1, r2, lsl #1 │ │ │ │ + andseq pc, r2, sl, ror r3 @ │ │ │ │ + andseq ip, r1, r8, asr #30 │ │ │ │ + andseq sp, r1, r4, lsr #1 │ │ │ │ + andseq pc, r2, r4, ror #6 │ │ │ │ + andseq ip, r1, r2, lsr pc │ │ │ │ + andseq sp, r1, r6, rrx │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0068f8cc │ │ │ │ @ instruction: 0xf8dfb09d │ │ │ │ ldrmi r3, [r6], -ip, asr #10 │ │ │ │ strbcs pc, [r8, #-2271] @ 0xfffff721 @ │ │ │ │ @@ -166412,44 +166412,44 @@ │ │ │ │ ldrbtmi r4, [fp], #-2083 @ 0xfffff7dd │ │ │ │ orrcc r4, r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf75c4478 │ │ │ │ svclt 0x0000ec6c │ │ │ │ mulseq pc, ip, r8 @ │ │ │ │ mulseq pc, r8, r8 @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andseq pc, r2, lr, lsl #3 │ │ │ │ - andseq ip, r1, ip, asr sp │ │ │ │ - andseq ip, r1, ip, lsr #30 │ │ │ │ + andseq pc, r2, sl, lsl #3 │ │ │ │ + andseq ip, r1, r8, asr sp │ │ │ │ + andseq ip, r1, r8, lsr #30 │ │ │ │ andseq r1, pc, ip, lsl #14 │ │ │ │ - andseq lr, r2, r8, asr lr │ │ │ │ - andseq ip, r1, r6, lsr #20 │ │ │ │ - andseq ip, r1, sl, lsr ip │ │ │ │ + andseq lr, r2, r4, asr lr │ │ │ │ + andseq ip, r1, r2, lsr #20 │ │ │ │ + andseq ip, r1, r6, lsr ip │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - andseq ip, r1, r0, lsl #24 │ │ │ │ - andseq lr, r2, r2, lsr lr │ │ │ │ - andseq ip, r1, r0, lsl #20 │ │ │ │ - andseq ip, r1, r4, lsl ip │ │ │ │ - andseq lr, r2, ip, lsl lr │ │ │ │ - andseq ip, r1, sl, ror #19 │ │ │ │ - andseq ip, r1, r2, lsr #23 │ │ │ │ - andseq lr, r2, r2, lsl #28 │ │ │ │ - @ instruction: 0x0011c9d0 │ │ │ │ - andseq ip, r1, ip, ror #22 │ │ │ │ - andseq lr, r2, ip, ror #27 │ │ │ │ - @ instruction: 0x0011c9ba │ │ │ │ - andseq ip, r1, r2, ror fp │ │ │ │ - @ instruction: 0x0012edd6 │ │ │ │ - andseq ip, r1, r4, lsr #19 │ │ │ │ - andseq ip, r1, r0, lsr fp │ │ │ │ - andseq lr, r2, r0, asr #27 │ │ │ │ - andseq ip, r1, lr, lsl #19 │ │ │ │ - mulseq r1, r6, fp │ │ │ │ - andseq lr, r2, sl, lsr #27 │ │ │ │ - andseq ip, r1, r8, ror r9 │ │ │ │ - andseq ip, r1, r4, ror #22 │ │ │ │ + @ instruction: 0x0011cbfc │ │ │ │ + andseq lr, r2, lr, lsr #28 │ │ │ │ + @ instruction: 0x0011c9fc │ │ │ │ + andseq ip, r1, r0, lsl ip │ │ │ │ + andseq lr, r2, r8, lsl lr │ │ │ │ + andseq ip, r1, r6, ror #19 │ │ │ │ + mulseq r1, lr, fp │ │ │ │ + @ instruction: 0x0012edfe │ │ │ │ + andseq ip, r1, ip, asr #19 │ │ │ │ + andseq ip, r1, r8, ror #22 │ │ │ │ + andseq lr, r2, r8, ror #27 │ │ │ │ + @ instruction: 0x0011c9b6 │ │ │ │ + andseq ip, r1, lr, ror #22 │ │ │ │ + @ instruction: 0x0012edd2 │ │ │ │ + andseq ip, r1, r0, lsr #19 │ │ │ │ + andseq ip, r1, ip, lsr #22 │ │ │ │ + @ instruction: 0x0012edbc │ │ │ │ + andseq ip, r1, sl, lsl #19 │ │ │ │ + mulseq r1, r2, fp │ │ │ │ + andseq lr, r2, r6, lsr #27 │ │ │ │ + andseq ip, r1, r4, ror r9 │ │ │ │ + andseq ip, r1, r0, ror #22 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00a0f8cc │ │ │ │ bmi ff38a63c <__bss_end__@@Base+0xff084e88> │ │ │ │ addlt r4, pc, fp, asr #23 │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @@ -166653,35 +166653,35 @@ │ │ │ │ orrscc r4, ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf75c4478 │ │ │ │ @ instruction: 0xf75cea8c │ │ │ │ svclt 0x0000ea96 │ │ │ │ @ instruction: 0x001f12bc │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ mulseq pc, r8, r1 @ │ │ │ │ - andseq lr, r2, lr, ror #20 │ │ │ │ - andseq ip, r1, ip, lsr r6 │ │ │ │ - andseq ip, r1, r0, asr r8 │ │ │ │ - andseq lr, r2, r8, asr sl │ │ │ │ - andseq ip, r1, r6, lsr #12 │ │ │ │ - andseq ip, r1, sl, lsr r8 │ │ │ │ - andseq lr, r2, r2, asr #20 │ │ │ │ - andseq ip, r1, r0, lsl r6 │ │ │ │ - andseq ip, r1, r8, lsr #16 │ │ │ │ - andseq lr, r2, ip, lsr #20 │ │ │ │ - @ instruction: 0x0011c5fa │ │ │ │ - andseq ip, r1, sl, lsr #16 │ │ │ │ - andseq lr, r2, r6, lsl sl │ │ │ │ - andseq ip, r1, r4, ror #11 │ │ │ │ - andseq ip, r1, r0, ror #16 │ │ │ │ - andseq lr, r2, r0, lsl #20 │ │ │ │ - andseq ip, r1, lr, asr #11 │ │ │ │ - andseq ip, r1, sl, asr #16 │ │ │ │ - andseq lr, r2, sl, ror #19 │ │ │ │ - @ instruction: 0x0011c5b8 │ │ │ │ - andseq ip, r1, ip, ror #11 │ │ │ │ + andseq lr, r2, sl, ror #20 │ │ │ │ + andseq ip, r1, r8, lsr r6 │ │ │ │ + andseq ip, r1, ip, asr #16 │ │ │ │ + andseq lr, r2, r4, asr sl │ │ │ │ + andseq ip, r1, r2, lsr #12 │ │ │ │ + andseq ip, r1, r6, lsr r8 │ │ │ │ + andseq lr, r2, lr, lsr sl │ │ │ │ + andseq ip, r1, ip, lsl #12 │ │ │ │ + andseq ip, r1, r4, lsr #16 │ │ │ │ + andseq lr, r2, r8, lsr #20 │ │ │ │ + @ instruction: 0x0011c5f6 │ │ │ │ + andseq ip, r1, r6, lsr #16 │ │ │ │ + andseq lr, r2, r2, lsl sl │ │ │ │ + andseq ip, r1, r0, ror #11 │ │ │ │ + andseq ip, r1, ip, asr r8 │ │ │ │ + @ instruction: 0x0012e9fc │ │ │ │ + andseq ip, r1, sl, asr #11 │ │ │ │ + andseq ip, r1, r6, asr #16 │ │ │ │ + andseq lr, r2, r6, ror #19 │ │ │ │ + @ instruction: 0x0011c5b4 │ │ │ │ + andseq ip, r1, r8, ror #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec10374 <__bss_end__@@Base+0xfe90abc0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff8 │ │ │ │ smlabtlt r8, r0, r8, r6 │ │ │ │ blx 6f53d4 <__bss_end__@@Base+0x3efc20> │ │ │ │ tstlt r8, r0, lsr #18 │ │ │ │ @@ -166747,15 +166747,15 @@ │ │ │ │ blx 1877272 <__bss_end__@@Base+0x1571abe> │ │ │ │ strtmi r4, [r9], -r2, asr #12 │ │ │ │ andlt r4, r4, r0, lsr r6 │ │ │ │ ldrhmi lr, [r0, #141]! @ 0x8d │ │ │ │ stclt 0, cr15, [r6], {2} │ │ │ │ andlt r2, r4, r0 │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ - andseq r0, r2, r6, asr #20 │ │ │ │ + andseq r0, r2, r2, asr #20 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ blhi 174754 │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ addlt r4, r2, r7, asr #20 │ │ │ │ strmi r4, [sl], r7, asr #22 │ │ │ │ @@ -166997,15 +166997,15 @@ │ │ │ │ svc 0x00eaf75b │ │ │ │ andseq r0, pc, r0, ror #22 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r0, pc, r6, asr fp @ │ │ │ │ andeq r0, r0, ip, ror #13 │ │ │ │ andeq r0, r0, ip, lsl #12 │ │ │ │ mulseq pc, r0, sl @ │ │ │ │ - andseq r0, r2, ip, ror #12 │ │ │ │ + andseq r0, r2, r8, ror #12 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0088f8cc │ │ │ │ @ instruction: 0x460db095 │ │ │ │ @ instruction: 0xf8df2301 │ │ │ │ stcge 6, cr10, [sp], {228} @ 0xe4 │ │ │ │ @@ -167454,15 +167454,15 @@ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, lsr sl │ │ │ │ andeq r0, r0, r0, lsr #30 │ │ │ │ andeq r0, r0, r4, ror lr │ │ │ │ andeq r0, r0, r0, ror ip │ │ │ │ andeq r0, r0, r4, lsl #17 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andseq ip, r1, sl, lsr #2 │ │ │ │ + andseq ip, r1, r6, lsr #2 │ │ │ │ @ instruction: 0xfffff953 │ │ │ │ andeq r0, r0, ip, lsr #19 │ │ │ │ andeq r0, r0, ip, asr #13 │ │ │ │ andseq r0, pc, r0, lsl #12 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, asr #24 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @@ -168199,33 +168199,33 @@ │ │ │ │ andseq r0, pc, r8, lsr #5 │ │ │ │ andseq r0, pc, r8, lsl #5 │ │ │ │ andeq r0, r0, ip, asr #28 │ │ │ │ andeq r0, r0, r0, asr #24 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, lsl #30 │ │ │ │ andseq r5, r1, r4, lsl #6 │ │ │ │ - andseq fp, r1, r6, lsl r7 │ │ │ │ + andseq fp, r1, r2, lsl r7 │ │ │ │ @ instruction: 0xffffeee5 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - andseq fp, r1, r4, ror r6 │ │ │ │ - andseq pc, r1, r4, lsl #24 │ │ │ │ + andseq fp, r1, r0, ror r6 │ │ │ │ + andseq pc, r1, r0, lsl #24 │ │ │ │ andeq r0, r0, r4, ror #17 │ │ │ │ - andseq fp, r1, lr, lsr r5 │ │ │ │ + andseq fp, r1, sl, lsr r5 │ │ │ │ mlaeq r0, r0, sl, r0 │ │ │ │ andeq r0, r0, r0, lsl #13 │ │ │ │ andeq r0, r0, r0, lsl #19 │ │ │ │ andeq r0, r0, r4, lsl #23 │ │ │ │ - @ instruction: 0x0011b3ba │ │ │ │ - @ instruction: 0x0011b2f4 │ │ │ │ + @ instruction: 0x0011b3b6 │ │ │ │ + @ instruction: 0x0011b2f0 │ │ │ │ @ instruction: 0xffffeac5 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, ror #18 │ │ │ │ andeq r0, r0, r4, lsr sp │ │ │ │ - mulseq r1, r4, r2 │ │ │ │ - andseq fp, r1, r6, lsr fp │ │ │ │ + mulseq r1, r0, r2 │ │ │ │ + andseq fp, r1, r2, lsr fp │ │ │ │ andeq r0, r0, r4, lsr pc │ │ │ │ andeq r0, r0, r4, lsr r6 │ │ │ │ vrsra.u64 q10, , #62 │ │ │ │ @ instruction: 0xf0034007 │ │ │ │ vst2.16 {d4-d7}, [r2 :256] │ │ │ │ movwmi r4, #12671 @ 0x317f │ │ │ │ movwmi r0, #46098 @ 0xb412 │ │ │ │ @@ -168967,49 +168967,49 @@ │ │ │ │ blcs d3534 │ │ │ │ mcrge 4, 2, pc, cr4, cr15, {3} @ │ │ │ │ @ instruction: 0xf93ef0d3 │ │ │ │ @ instruction: 0xf8d8e640 │ │ │ │ usada8 r4, r0, r0, r1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, ror #12 │ │ │ │ - @ instruction: 0x0011aff4 │ │ │ │ + @ instruction: 0x0011aff0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - andseq sl, r1, lr, ror #28 │ │ │ │ + andseq sl, r1, sl, ror #28 │ │ │ │ @ instruction: 0xffffe635 │ │ │ │ andeq r0, r0, r0, asr #24 │ │ │ │ andeq r0, r0, r0, ror ip │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x000008b4 │ │ │ │ andeq r0, r0, ip, lsr #27 │ │ │ │ andeq r0, r0, r8, lsr #21 │ │ │ │ andeq r0, r0, r0, ror #24 │ │ │ │ - andseq sl, r1, lr, ror #23 │ │ │ │ - andseq sl, r1, r8, asr #21 │ │ │ │ + andseq sl, r1, sl, ror #23 │ │ │ │ + andseq sl, r1, r4, asr #21 │ │ │ │ andeq r0, r0, r0, lsr r7 │ │ │ │ - andseq sl, r1, ip, lsl #19 │ │ │ │ + andseq sl, r1, r8, lsl #19 │ │ │ │ andeq r0, r0, ip, lsl #13 │ │ │ │ - andseq fp, r2, r2, lsr #8 │ │ │ │ - andseq sl, r1, r2, lsl #18 │ │ │ │ - andseq fp, r2, lr, lsr #9 │ │ │ │ + andseq fp, r2, lr, lsl r4 │ │ │ │ + @ instruction: 0x0011a8fe │ │ │ │ + andseq fp, r2, sl, lsr #9 │ │ │ │ andeq r0, r0, r8, lsl #29 │ │ │ │ - mulseq r1, r2, r1 │ │ │ │ - @ instruction: 0x0011a8d0 │ │ │ │ + andseq fp, r1, lr, lsl #3 │ │ │ │ + andseq sl, r1, ip, asr #17 │ │ │ │ andeq r0, r0, r0, asr r9 │ │ │ │ - andseq sl, r1, r4, ror #14 │ │ │ │ - andseq lr, r1, ip, lsl #26 │ │ │ │ - @ instruction: 0x0011a7da │ │ │ │ + andseq sl, r1, r0, ror #14 │ │ │ │ + andseq lr, r1, r8, lsl #26 │ │ │ │ + @ instruction: 0x0011a7d6 │ │ │ │ andeq r0, r0, r0, asr r6 │ │ │ │ muleq r0, r0, sp │ │ │ │ andeq r0, r0, r4, asr r7 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - andseq ip, r2, ip, lsr #15 │ │ │ │ - andseq sl, r1, lr, lsl #12 │ │ │ │ + andseq ip, r2, r8, lsr #15 │ │ │ │ + andseq sl, r1, sl, lsl #12 │ │ │ │ andseq r4, r1, sl, lsr #10 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andseq sl, r1, r8, ror r5 │ │ │ │ + andseq sl, r1, r4, ror r5 │ │ │ │ andeq r0, r0, r4, lsl #17 │ │ │ │ stcls 8, cr9, [r6], {14} │ │ │ │ stmdavs r3, {r3, r4, r8, ip, sp, pc} │ │ │ │ andvs r3, r3, r1, lsl #22 │ │ │ │ stmdals ip, {r0, r1, r3, r5, r6, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ stmdavs r3, {r2, r5, r8, r9, sl, fp, sp, pc}^ │ │ │ │ @@ -169108,32 +169108,32 @@ │ │ │ │ movwcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7594478 │ │ │ │ @ instruction: 0xf0d3ef5e │ │ │ │ ldrb pc, [sl, r3, lsr #16] @ │ │ │ │ @ instruction: 0xf091980d │ │ │ │ @ instruction: 0xf7ffff23 │ │ │ │ svclt 0x0000bbb2 │ │ │ │ - @ instruction: 0x0011b5d0 │ │ │ │ - andseq ip, r2, r6, ror #10 │ │ │ │ - andseq sl, r1, r8, asr #7 │ │ │ │ + andseq fp, r1, ip, asr #11 │ │ │ │ + andseq ip, r2, r2, ror #10 │ │ │ │ + andseq sl, r1, r4, asr #7 │ │ │ │ andseq r4, r1, r4, ror #5 │ │ │ │ - andseq sl, r1, r0, lsl #8 │ │ │ │ - andseq sl, r1, r2, ror #7 │ │ │ │ - andseq ip, r2, r2, lsr r5 │ │ │ │ - mulseq r1, r4, r3 │ │ │ │ + @ instruction: 0x0011a3fc │ │ │ │ + @ instruction: 0x0011a3de │ │ │ │ + andseq ip, r2, lr, lsr #10 │ │ │ │ + mulseq r1, r0, r3 │ │ │ │ @ instruction: 0x001142b0 │ │ │ │ - andseq ip, r2, ip, lsl r5 │ │ │ │ - andseq sl, r1, lr, ror r3 │ │ │ │ - andseq sl, r1, r0, lsr #7 │ │ │ │ + andseq ip, r2, r8, lsl r5 │ │ │ │ + andseq sl, r1, sl, ror r3 │ │ │ │ + mulseq r1, ip, r3 │ │ │ │ andeq r0, r0, r4, ror #24 │ │ │ │ andeq r0, r0, r4, asr #26 │ │ │ │ andeq r0, r0, r8, ror #12 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - andseq ip, r2, lr, lsr r4 │ │ │ │ - andseq sl, r1, r0, lsr #5 │ │ │ │ + andseq ip, r2, sl, lsr r4 │ │ │ │ + mulseq r1, ip, r2 │ │ │ │ @ instruction: 0x001141bc │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec129c8 <__bss_end__@@Base+0xfe90d214> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 1bff6d0 <__bss_end__@@Base+0x18f9f1c> │ │ │ │ blmi 1c27a00 <__bss_end__@@Base+0x192224c> │ │ │ │ ldrbtmi r4, [sl], #-1548 @ 0xfffff9f4 │ │ │ │ @@ -169244,22 +169244,22 @@ │ │ │ │ adcscs r4, r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7594478 │ │ │ │ svclt 0x0000ee4e │ │ │ │ andseq lr, lr, sl, asr #17 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq lr, lr, sl, ror r8 │ │ │ │ andseq lr, lr, r8, asr r8 │ │ │ │ - andseq ip, r2, r6, asr #6 │ │ │ │ + andseq ip, r2, r2, asr #6 │ │ │ │ andseq lr, lr, r2, lsl #16 │ │ │ │ andseq lr, lr, r6, lsr #15 │ │ │ │ andseq lr, lr, r4, ror r7 │ │ │ │ - andseq sl, r1, r0, lsl r1 │ │ │ │ + andseq sl, r1, ip, lsl #2 │ │ │ │ @ instruction: 0x001ff5ba │ │ │ │ - andseq sl, r1, ip, lsl r1 │ │ │ │ - andseq r9, r1, r0, asr pc │ │ │ │ + andseq sl, r1, r8, lsl r1 │ │ │ │ + andseq r9, r1, ip, asr #30 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec12bbc <__bss_end__@@Base+0xfe90d408> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8d10ff0 │ │ │ │ @ instruction: 0x460430f8 │ │ │ │ ldmdbvs sp, {r3, r4, r6, r7, r8, r9, fp, sp, lr}^ │ │ │ │ subsle r2, r1, r0, lsl #16 │ │ │ │ @@ -169305,17 +169305,17 @@ │ │ │ │ strb sp, [r2, pc, ror #1]! │ │ │ │ ldcllt 0, cr2, [r0, #-76]! @ 0xffffffb4 │ │ │ │ eorscs r4, r3, #4, 22 @ 0x1000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-808 @ 0xfffffcd8 │ │ │ │ stcl 7, cr15, [sl, #356] @ 0x164 │ │ │ │ - andseq ip, r2, r0, asr #2 │ │ │ │ - andseq sl, r1, r6, lsl r0 │ │ │ │ - andseq sl, r1, sl, lsr r0 │ │ │ │ + andseq ip, r2, ip, lsr r1 │ │ │ │ + andseq sl, r1, r2, lsl r0 │ │ │ │ + andseq sl, r1, r6, lsr r0 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0070f8cc │ │ │ │ @ instruction: 0x4615b09d │ │ │ │ bmi 1926ab4 <__bss_end__@@Base+0x1621300> │ │ │ │ @ instruction: 0xf8d12300 │ │ │ │ @@ -169415,21 +169415,21 @@ │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-832 @ 0xfffffcc0 │ │ │ │ ldcl 7, cr15, [r6], #356 @ 0x164 │ │ │ │ andseq lr, lr, ip, ror #11 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq lr, lr, ip, ror r5 │ │ │ │ @ instruction: 0xfffffbe5 │ │ │ │ - andseq lr, r1, r4, lsr #1 │ │ │ │ - @ instruction: 0x0012bfb2 │ │ │ │ - andseq r9, r1, r8, lsl #29 │ │ │ │ - @ instruction: 0x00119eb8 │ │ │ │ - mulseq r2, r8, pc @ │ │ │ │ - andseq r9, r1, lr, ror #28 │ │ │ │ - andseq r9, r1, lr, lsr #29 │ │ │ │ + andseq lr, r1, r0, lsr #1 │ │ │ │ + andseq fp, r2, lr, lsr #31 │ │ │ │ + andseq r9, r1, r4, lsl #29 │ │ │ │ + @ instruction: 0x00119eb4 │ │ │ │ + mulseq r2, r4, pc @ │ │ │ │ + andseq r9, r1, sl, ror #28 │ │ │ │ + andseq r9, r1, sl, lsr #29 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e8f8cc │ │ │ │ ldmib r2, {r1, r2, r9, sl, lr}^ │ │ │ │ stmdacs r0, {r0, r1, r2, r3, r4, r6, r8, sl} │ │ │ │ @ instruction: 0x4617d054 │ │ │ │ @@ -169477,22 +169477,22 @@ │ │ │ │ @ instruction: 0xe7d6fcd3 │ │ │ │ rsbcs r4, sp, #10240 @ 0x2800 │ │ │ │ stmdami fp, {r1, r3, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7594478 │ │ │ │ svclt 0x0000ec76 │ │ │ │ mulseq pc, r2, r2 @ │ │ │ │ - andseq r9, r1, sl, asr #29 │ │ │ │ - @ instruction: 0x00119ed4 │ │ │ │ + andseq r9, r1, r6, asr #29 │ │ │ │ + @ instruction: 0x00119ed0 │ │ │ │ andseq pc, pc, r0, asr r2 @ │ │ │ │ - @ instruction: 0x00119eb8 │ │ │ │ - andseq r9, r1, r6, lsl #29 │ │ │ │ - @ instruction: 0x0012bef4 │ │ │ │ - andseq r9, r1, r6, lsl lr │ │ │ │ - andseq r9, r1, r0, lsr lr │ │ │ │ + @ instruction: 0x00119eb4 │ │ │ │ + andseq r9, r1, r2, lsl #29 │ │ │ │ + @ instruction: 0x0012bef0 │ │ │ │ + andseq r9, r1, r2, lsl lr │ │ │ │ + andseq r9, r1, ip, lsr #28 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0050f8cc │ │ │ │ strmi r4, [r6], -r9, lsl #21 │ │ │ │ adclt r4, r3, r9, lsl #23 │ │ │ │ @ instruction: 0xf8d0447a │ │ │ │ @@ -169632,27 +169632,27 @@ │ │ │ │ @ instruction: 0xf759e75b │ │ │ │ svclt 0x0000eb54 │ │ │ │ andseq lr, lr, r0, lsr r3 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq lr, lr, r4, lsr #6 │ │ │ │ andseq pc, pc, r2, lsr #3 │ │ │ │ mulseq pc, ip, r1 @ │ │ │ │ - andseq r9, r1, sl, asr lr │ │ │ │ - andseq r9, r1, lr, lsl lr │ │ │ │ - @ instruction: 0x00119db0 │ │ │ │ + andseq r9, r1, r6, asr lr │ │ │ │ + andseq r9, r1, sl, lsl lr │ │ │ │ + andseq r9, r1, ip, lsr #27 │ │ │ │ ldrsheq pc, [pc], -r6 @ │ │ │ │ - mulseq r1, r8, sp │ │ │ │ + mulseq r1, r4, sp │ │ │ │ andseq lr, lr, r0, lsr r2 │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ @ instruction: 0xfffffec9 │ │ │ │ @ instruction: 0x001ee1bc │ │ │ │ @ instruction: 0xfffffd4d │ │ │ │ andseq pc, pc, r8 │ │ │ │ - andseq r9, r1, lr, asr ip │ │ │ │ - andseq r9, r1, lr, lsr ip │ │ │ │ + andseq r9, r1, sl, asr ip │ │ │ │ + andseq r9, r1, sl, lsr ip │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e0f8cc │ │ │ │ addlt r4, r2, sl, asr sl │ │ │ │ @ instruction: 0x460c4b5a │ │ │ │ mrcmi 4, 2, r4, cr10, cr10, {3} │ │ │ │ @@ -169748,19 +169748,19 @@ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq lr, lr, sl, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ @ instruction: 0xfffffd27 │ │ │ │ andseq lr, lr, r0, rrx │ │ │ │ andeq r0, r0, r0, lsl #13 │ │ │ │ andeq r0, r0, r8, asr pc │ │ │ │ - mulseq r1, r0, fp │ │ │ │ + andseq r9, r1, ip, lsl #23 │ │ │ │ andeq r0, r0, r0, lsl r7 │ │ │ │ - @ instruction: 0x00115bde │ │ │ │ + andseq r5, r1, r6, ror #23 │ │ │ │ andseq lr, pc, r2, lsl lr @ │ │ │ │ - @ instruction: 0x00119af2 │ │ │ │ + andseq r9, r1, lr, ror #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec13390 <__bss_end__@@Base+0xfe90dbdc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strmi r0, [r3], -r8, ror #31 │ │ │ │ stmdbmi fp!, {r3, r9, sl, lr} │ │ │ │ bmi ba83ac <__bss_end__@@Base+0x8a2bf8> │ │ │ │ @ instruction: 0xf8df4479 │ │ │ │ @@ -169806,16 +169806,16 @@ │ │ │ │ @ instruction: 0xf759e7e8 │ │ │ │ svclt 0x0000e9f8 │ │ │ │ andseq sp, lr, r0, lsl #30 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x001edef6 │ │ │ │ andeq r0, r0, r8, asr pc │ │ │ │ @ instruction: 0x001edeb8 │ │ │ │ - andseq r9, r1, r0, lsl sl │ │ │ │ - @ instruction: 0x00115abe │ │ │ │ + andseq r9, r1, ip, lsl #20 │ │ │ │ + andseq r5, r1, r6, asr #21 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b0f8cc │ │ │ │ ldmibmi r7, {r2, r3, r9, sl, lr} │ │ │ │ umulllt r4, lr, r7, sl │ │ │ │ ldcmi 4, cr4, [r7, #484] @ 0x1e4 │ │ │ │ @@ -169968,28 +169968,28 @@ │ │ │ │ stmdals sl, {r1, r2, r4, r5, r7, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf0912402 │ │ │ │ @ instruction: 0xe7daf871 │ │ │ │ andseq sp, lr, r4, lsr #28 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq sp, lr, ip, lsl lr │ │ │ │ andeq r0, r0, r8, asr r8 │ │ │ │ - andseq r9, r1, ip, lsr #19 │ │ │ │ andseq r9, r1, r8, lsr #19 │ │ │ │ + andseq r9, r1, r4, lsr #19 │ │ │ │ andseq sp, lr, sl, asr #27 │ │ │ │ andeq r0, r0, r8, ror #12 │ │ │ │ andeq r0, r0, r0, lsl #13 │ │ │ │ andeq r0, r0, r0, lsl r7 │ │ │ │ andeq r0, r0, r8, asr pc │ │ │ │ - @ instruction: 0x001198b4 │ │ │ │ + @ instruction: 0x001198b0 │ │ │ │ andeq r0, r0, ip, asr #28 │ │ │ │ andseq lr, pc, ip, ror #22 │ │ │ │ - mulseq r1, r6, r8 │ │ │ │ + mulseq r1, r2, r8 │ │ │ │ @ instruction: 0xfffff821 │ │ │ │ - andseq r9, r1, r2, lsr r7 │ │ │ │ - andseq r5, r1, r6, asr #16 │ │ │ │ + andseq r9, r1, lr, lsr #14 │ │ │ │ + andseq r5, r1, lr, asr #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec13724 <__bss_end__@@Base+0xfe90df70> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x460c0ff8 │ │ │ │ ldc2 0, cr15, [lr, #-340] @ 0xfffffeac │ │ │ │ cmnlt r4, r0, lsr #2 │ │ │ │ ldrsbcc lr, [pc], #-144 @ │ │ │ │ @@ -170001,20 +170001,20 @@ │ │ │ │ @ instruction: 0xf7594478 │ │ │ │ blmi 2f66ec <__bss_start@@Base+0x276dc> │ │ │ │ rscsne pc, r7, #64, 4 │ │ │ │ stmdami r8, {r0, r1, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ ldmda sl, {r0, r3, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - @ instruction: 0x0012b6d6 │ │ │ │ - @ instruction: 0x001195f8 │ │ │ │ + @ instruction: 0x0012b6d2 │ │ │ │ + @ instruction: 0x001195f4 │ │ │ │ @ instruction: 0x00112df0 │ │ │ │ - andseq fp, r2, r0, asr #13 │ │ │ │ - andseq r9, r1, r2, ror #11 │ │ │ │ - andseq r6, r1, r6, lsr #19 │ │ │ │ + @ instruction: 0x0012b6bc │ │ │ │ + @ instruction: 0x001195de │ │ │ │ + andseq r6, r1, r2, lsr #19 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec13788 <__bss_end__@@Base+0xfe90dfd4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmib r0, {r4, r5, r6, r7, r8, r9, sl, fp}^ │ │ │ │ cmnlt r3, pc, asr r4 │ │ │ │ strcs r4, [r0, #-1542] @ 0xfffff9fa │ │ │ │ @ instruction: 0xb1206860 │ │ │ │ @@ -170107,18 +170107,18 @@ │ │ │ │ svc 0x0092f758 │ │ │ │ andseq sp, lr, r8, asr sl │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq sp, lr, r2, lsr sl │ │ │ │ eoreq r2, r1, r2, lsl pc │ │ │ │ @ instruction: 0xfffff5a9 │ │ │ │ andseq lr, pc, r4, ror r8 @ │ │ │ │ - andseq r9, r1, r8, asr #9 │ │ │ │ - andseq fp, r2, r0, lsr r5 │ │ │ │ - andseq r9, r1, r2, asr r4 │ │ │ │ - mulseq r1, sl, r5 │ │ │ │ + andseq r9, r1, r4, asr #9 │ │ │ │ + andseq fp, r2, ip, lsr #10 │ │ │ │ + andseq r9, r1, lr, asr #8 │ │ │ │ + mulseq r1, r6, r5 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00a8f8cc │ │ │ │ addlt r4, sp, sp, asr sl │ │ │ │ @ instruction: 0xf04f4b5d │ │ │ │ ldrbtmi r0, [sl], #-2816 @ 0xfffff500 │ │ │ │ @@ -170215,21 +170215,21 @@ │ │ │ │ svclt 0x0000e756 │ │ │ │ andseq sp, lr, r6, ror #18 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq sp, lr, lr, asr r9 │ │ │ │ andseq sp, lr, r8, asr #18 │ │ │ │ eoreq r2, r1, ip, lsl #28 │ │ │ │ @ instruction: 0xfffff48b │ │ │ │ - andseq r9, r1, lr, lsr #7 │ │ │ │ + andseq r9, r1, sl, lsr #7 │ │ │ │ andseq lr, pc, r0, asr r7 @ │ │ │ │ andeq r0, r0, r8, ror #12 │ │ │ │ eoreq r2, r1, ip, asr #26 │ │ │ │ @ instruction: 0xfffff3ed │ │ │ │ @ instruction: 0x001fe6b6 │ │ │ │ - andseq r9, r1, sl, lsl #6 │ │ │ │ + andseq r9, r1, r6, lsl #6 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d8f8cc │ │ │ │ addlt r4, r2, r4, lsr sl │ │ │ │ @ instruction: 0x27184b34 │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @@ -170281,18 +170281,18 @@ │ │ │ │ blmi 332d74 <__bss_end__@@Base+0x2d5c0> │ │ │ │ bl 18dba0 │ │ │ │ ldcvs 3, cr0, [pc, #-552] @ bc790 │ │ │ │ @ instruction: 0xf758e7db │ │ │ │ svclt 0x0000ee3c │ │ │ │ andseq sp, lr, ip, lsr #15 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x001192f6 │ │ │ │ + @ instruction: 0x001192f2 │ │ │ │ andseq sp, lr, sl, lsr #14 │ │ │ │ - andseq fp, r2, r4, lsl #5 │ │ │ │ - andseq fp, r2, ip, ror #4 │ │ │ │ + andseq fp, r2, r0, lsl #5 │ │ │ │ + andseq fp, r2, r8, ror #4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec13be0 <__bss_end__@@Base+0xfe90e42c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf0000ff8 │ │ │ │ tstplt r0, r1, ror sl @ p-variant is OBSOLETE │ │ │ │ ldcmi 13, cr11, [r0], {16} │ │ │ │ ldrbtmi r4, [ip], #-2064 @ 0xfffff7f0 │ │ │ │ @@ -170308,18 +170308,18 @@ │ │ │ │ stmdacs r0, {r0, r1, r2, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ stmdami r8, {r1, r2, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ tstpeq ip, r4, lsl #2 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ @ instruction: 0xf0924478 │ │ │ │ svclt 0x0000bfdd │ │ │ │ eoreq r2, r1, sl, lsr #23 │ │ │ │ - @ instruction: 0x001192b0 │ │ │ │ - @ instruction: 0x001192b6 │ │ │ │ - andseq r9, r1, r0, asr #5 │ │ │ │ - andseq r9, r1, r0, asr #5 │ │ │ │ + andseq r9, r1, ip, lsr #5 │ │ │ │ + @ instruction: 0x001192b2 │ │ │ │ + @ instruction: 0x001192bc │ │ │ │ + @ instruction: 0x001192bc │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec13c4c <__bss_end__@@Base+0xfe90e498> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r0], {248} @ 0xf8 │ │ │ │ stmiavs r0!, {r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf090b118 │ │ │ │ movwcs pc, #3499 @ 0xdab @ │ │ │ │ @@ -170466,23 +170466,23 @@ │ │ │ │ @ instruction: 0xf50dd104 │ │ │ │ andlt r5, r3, r1, lsl #27 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ stcl 7, cr15, [sl], {88} @ 0x58 │ │ │ │ ldrdeq r2, [r1], -lr @ │ │ │ │ andseq sp, lr, lr, asr #11 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andseq r9, r1, lr, lsl r2 │ │ │ │ + andseq r9, r1, sl, lsl r2 │ │ │ │ andseq lr, pc, ip, lsl #12 │ │ │ │ andseq r4, r1, r2, ror r7 │ │ │ │ eoreq r2, r1, r2, lsr sl │ │ │ │ - andseq fp, r2, r4, ror #2 │ │ │ │ - andseq r9, r1, r6, ror r1 │ │ │ │ + andseq fp, r2, r0, ror #2 │ │ │ │ + andseq r9, r1, r2, ror r1 │ │ │ │ andseq r2, r1, r4, asr #29 │ │ │ │ - andseq r5, r1, r6, ror #20 │ │ │ │ - andseq r9, r1, lr, ror #1 │ │ │ │ + andseq r5, r1, r2, ror #20 │ │ │ │ + andseq r9, r1, sl, ror #1 │ │ │ │ andseq sp, lr, lr, lsl r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec13edc <__bss_end__@@Base+0xfe90e728> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff8 │ │ │ │ @ instruction: 0xf0906840 │ │ │ │ stmiavs r3!, {r0, r2, r5, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ @@ -170577,17 +170577,17 @@ │ │ │ │ ldclt 0, cr15, [sl], #-1020 @ 0xfffffc04 │ │ │ │ subcs r4, sp, #6144 @ 0x1800 │ │ │ │ stmdami r7, {r1, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-792 @ 0xfffffce8 │ │ │ │ bl ff7fabc4 <__bss_end__@@Base+0xff4f5410> │ │ │ │ andseq lr, pc, r0, asr #5 │ │ │ │ - andseq r8, r1, r6, lsl #30 │ │ │ │ - @ instruction: 0x0012aebc │ │ │ │ - andseq r8, r1, lr, asr #29 │ │ │ │ + andseq r8, r1, r2, lsl #30 │ │ │ │ + @ instruction: 0x0012aeb8 │ │ │ │ + andseq r8, r1, sl, asr #29 │ │ │ │ andseq r2, r1, lr, lsl #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fec14080 <__bss_end__@@Base+0xfe90e8cc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldrshlt r0, [r8, #-248] @ 0xffffff08 │ │ │ │ @ instruction: 0xf1004b0a │ │ │ │ stmdbmi sl, {r3, r4, r9} │ │ │ │ @@ -170597,17 +170597,17 @@ │ │ │ │ stclt 0, cr2, [r8, #-4] │ │ │ │ subcs r4, r6, #6144 @ 0x1800 │ │ │ │ stmdami r7, {r1, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ bl fedfac14 <__bss_end__@@Base+0xfeaf5460> │ │ │ │ andseq lr, pc, r0, ror r2 @ │ │ │ │ - @ instruction: 0x00118ede │ │ │ │ - andseq sl, r2, ip, ror #28 │ │ │ │ - andseq r8, r1, lr, ror lr │ │ │ │ + @ instruction: 0x00118eda │ │ │ │ + andseq sl, r2, r8, ror #28 │ │ │ │ + andseq r8, r1, sl, ror lr │ │ │ │ @ instruction: 0x00112cbe │ │ │ │ ldrbmi r2, [r0, -r1]! │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec140d4 <__bss_end__@@Base+0xfe90e920> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ addlt r0, fp, r8, asr #31 │ │ │ │ @ instruction: 0x4c244923 │ │ │ │ @@ -170655,16 +170655,16 @@ │ │ │ │ @ instruction: 0xfffffba7 │ │ │ │ @ instruction: 0xffffff19 │ │ │ │ andseq sp, lr, lr, lsl #3 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq sp, lr, r4, lsl #3 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andseq sp, lr, r4, ror #2 │ │ │ │ - @ instruction: 0x0012adba │ │ │ │ - andseq r8, r1, ip, asr #27 │ │ │ │ + @ instruction: 0x0012adb6 │ │ │ │ + andseq r8, r1, r8, asr #27 │ │ │ │ @ instruction: 0x001129b8 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec141b4 <__bss_end__@@Base+0xfe90ea00> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strmi r0, [r7], -r8, ror #31 │ │ │ │ @ instruction: 0x460d2014 │ │ │ │ @ instruction: 0xf7584616 │ │ │ │ @@ -170734,15 +170734,15 @@ │ │ │ │ @ instruction: 0xf0ff4030 │ │ │ │ @ instruction: 0xf758baff │ │ │ │ svclt 0x0000eab6 │ │ │ │ andseq sp, lr, r4, rrx │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq sp, lr, r8, lsr r0 │ │ │ │ @ instruction: 0x001ecffc │ │ │ │ - andseq r8, r1, r8, ror #25 │ │ │ │ + andseq r8, r1, r4, ror #25 │ │ │ │ mulseq pc, sl, r0 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec142ec <__bss_end__@@Base+0xfe90eb38> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 881094 <__bss_end__@@Base+0x57b8e0> │ │ │ │ blmi 8a9308 <__bss_end__@@Base+0x5a3b54> │ │ │ │ ldrbtmi r4, [sl], #-1548 @ 0xfffff9f4 │ │ │ │ @@ -171342,38 +171342,38 @@ │ │ │ │ andseq ip, lr, r4, ror #27 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x001ecddc │ │ │ │ andseq ip, lr, r0, lsr #27 │ │ │ │ andeq r0, r0, ip, asr #28 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andseq sp, pc, r4, lsl sp @ │ │ │ │ - @ instruction: 0x001189b4 │ │ │ │ + @ instruction: 0x001189b0 │ │ │ │ andeq r0, r0, r8, ror #12 │ │ │ │ andeq r0, r0, r8, asr r8 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, asr #25 │ │ │ │ andeq r0, r0, r8, asr lr │ │ │ │ - @ instruction: 0x0011cdd8 │ │ │ │ - mulseq r2, r6, r5 │ │ │ │ - andseq r8, r1, ip, ror #11 │ │ │ │ + @ instruction: 0x0011cdd4 │ │ │ │ + mulseq r2, r2, r5 │ │ │ │ + andseq r8, r1, r8, ror #11 │ │ │ │ andseq r2, r1, sl, lsr #2 │ │ │ │ andeq r0, r0, r4, lsl #30 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, asr r9 │ │ │ │ andeq r0, r0, r0, lsr r7 │ │ │ │ andeq r0, r0, ip, ror ip │ │ │ │ andeq r0, r0, r0, lsl #13 │ │ │ │ andeq r0, r0, r8, asr pc │ │ │ │ andeq r0, r0, r8, lsl r7 │ │ │ │ - andseq sl, r2, r8, lsl #8 │ │ │ │ - andseq r8, r1, lr, asr r4 │ │ │ │ + andseq sl, r2, r4, lsl #8 │ │ │ │ + andseq r8, r1, sl, asr r4 │ │ │ │ mulseq r1, ip, pc @ │ │ │ │ - andseq sl, r2, sl, lsl #7 │ │ │ │ - andseq r8, r1, r0, ror #7 │ │ │ │ + andseq sl, r2, r6, lsl #7 │ │ │ │ + @ instruction: 0x001183dc │ │ │ │ andseq r1, r1, lr, lsl pc │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec14cc8 <__bss_end__@@Base+0xfe90f514> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r5, #-960] @ 0xfffffc40 │ │ │ │ ldrbtmi r2, [sp], #-2306 @ 0xfffff6fe │ │ │ │ stmdbcs r3, {r1, r2, ip, lr, pc} │ │ │ │ @@ -171488,17 +171488,17 @@ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r6, r2, lsl #2 │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ stcl 7, cr15, [lr], {87} @ 0x57 │ │ │ │ andseq ip, lr, r0, asr #10 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq ip, lr, r0, lsr r5 │ │ │ │ - andseq sl, r2, r6, asr r2 │ │ │ │ + andseq sl, r2, r2, asr r2 │ │ │ │ andeq r0, r0, r8, ror #12 │ │ │ │ - andseq sl, r2, r0, asr #3 │ │ │ │ + @ instruction: 0x0012a1bc │ │ │ │ andseq ip, lr, r2, lsr #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec14ebc <__bss_end__@@Base+0xfe90f708> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi a01c04 <__bss_end__@@Base+0x6fc450> │ │ │ │ blmi a29eec <__bss_end__@@Base+0x724738> │ │ │ │ stclvs 4, cr4, [r5, #-488] @ 0xfffffe18 │ │ │ │ @@ -171624,22 +171624,22 @@ │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl fee7bc0c <__bss_end__@@Base+0xfeb76458> │ │ │ │ vqdmulh.s d20, d0, d9 │ │ │ │ stmdbmi r9, {r0, r1, r3, r5, r9, ip, lr} │ │ │ │ ldrbtmi r4, [fp], #-2057 @ 0xfffff7f7 │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl febfbc20 <__bss_end__@@Base+0xfe8f646c> │ │ │ │ - andseq r7, r1, r4, lsl #25 │ │ │ │ - @ instruction: 0x00117bd4 │ │ │ │ - andseq r9, r2, sl, ror pc │ │ │ │ - andseq r7, r1, r8, ror pc │ │ │ │ - mulseq r1, r6, pc @ │ │ │ │ - andseq r9, r2, r6, ror #30 │ │ │ │ - andseq r7, r1, r4, ror #30 │ │ │ │ + andseq r7, r1, r0, lsl #25 │ │ │ │ + @ instruction: 0x00117bd0 │ │ │ │ + andseq r9, r2, r6, ror pc │ │ │ │ + andseq r7, r1, r4, ror pc │ │ │ │ mulseq r1, r2, pc @ │ │ │ │ + andseq r9, r2, r2, ror #30 │ │ │ │ + andseq r7, r1, r0, ror #30 │ │ │ │ + andseq r7, r1, lr, lsl #31 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ cdpeq 8, 13, cr15, cr0, cr12, {6} │ │ │ │ sbclt r4, r3, r1, asr #26 │ │ │ │ strbtmi r4, [lr], -r1, asr #24 │ │ │ │ @ instruction: 0x4698447d │ │ │ │ @@ -171704,19 +171704,19 @@ │ │ │ │ ldrtmi r4, [r3], -sl, lsl #18 │ │ │ │ strtmi r2, [r0], -r0, lsl #4 │ │ │ │ @ instruction: 0xf0954479 │ │ │ │ @ instruction: 0xe7aaf9f7 │ │ │ │ bl 7fbd58 <__bss_end__@@Base+0x4f65a4> │ │ │ │ andseq ip, lr, r4, lsr #3 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andseq r7, r1, r4, lsr pc │ │ │ │ + andseq r7, r1, r0, lsr pc │ │ │ │ andseq ip, lr, r8, asr #2 │ │ │ │ - andseq r9, r1, r0, lsl fp │ │ │ │ - mulseq r1, r2, lr │ │ │ │ - andseq fp, r1, r0, ror #25 │ │ │ │ + andseq r9, r1, ip, lsl #22 │ │ │ │ + andseq r7, r1, lr, lsl #29 │ │ │ │ + @ instruction: 0x0011bcdc │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e0f8cc │ │ │ │ stmdbge r8, {r0, r2, r3, r4, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ rsbsle r2, r3, r0, lsl #16 │ │ │ │ strmi r4, [r5], -lr, lsl #12 │ │ │ │ @@ -171778,26 +171778,26 @@ │ │ │ │ @ instruction: 0xf0fe4478 │ │ │ │ @ instruction: 0xe7d7fad7 │ │ │ │ rscscs r4, r1, #13312 @ 0x3400 │ │ │ │ stmdami lr, {r0, r2, r3, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-800 @ 0xfffffce0 │ │ │ │ b 1efbe88 <__bss_end__@@Base+0x1bf66d4> │ │ │ │ - @ instruction: 0x0011bbf4 │ │ │ │ + @ instruction: 0x0011bbf0 │ │ │ │ andseq sp, pc, r4, lsl #2 │ │ │ │ - @ instruction: 0x00117df0 │ │ │ │ + andseq r7, r1, ip, ror #27 │ │ │ │ andseq sp, pc, ip, ror #1 │ │ │ │ - andseq r7, r1, r2, lsl #28 │ │ │ │ + @ instruction: 0x00117dfe │ │ │ │ ldrsbeq sp, [pc], -r0 │ │ │ │ - andseq r7, r1, lr, lsl #28 │ │ │ │ - andseq r7, r1, sl, ror sp │ │ │ │ + andseq r7, r1, sl, lsl #28 │ │ │ │ + andseq r7, r1, r6, ror sp │ │ │ │ andseq sp, pc, ip, lsr #1 │ │ │ │ - andseq r9, r2, r0, lsl #26 │ │ │ │ - @ instruction: 0x00117cfe │ │ │ │ - andseq r3, r1, sl, asr ip │ │ │ │ + @ instruction: 0x00129cfc │ │ │ │ + @ instruction: 0x00117cfa │ │ │ │ + andseq r3, r1, r6, asr ip │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d8f8cc │ │ │ │ strmi fp, [lr], -r2, lsl #1 │ │ │ │ tstcs r4, r5, lsl #12 │ │ │ │ ldrmi r2, [r1], r1 │ │ │ │ @@ -171838,22 +171838,22 @@ │ │ │ │ strtmi lr, [r0], -pc, ror #15 │ │ │ │ bl ff3fbf64 <__bss_end__@@Base+0xff0f67b0> │ │ │ │ stmdbmi fp, {r1, r3, fp, lr} │ │ │ │ ldrbtmi r4, [r8], #-1587 @ 0xfffff9cd │ │ │ │ ldrbtmi r4, [r9], #-1578 @ 0xfffff9d6 │ │ │ │ @ instruction: 0xf0fe308c │ │ │ │ ubfx pc, r5, #20, #3 │ │ │ │ - @ instruction: 0x0011aed6 │ │ │ │ - andseq r6, r2, r0, lsl #2 │ │ │ │ + @ instruction: 0x0011aed2 │ │ │ │ + ldrsheq r6, [r2], -ip │ │ │ │ andseq ip, pc, r4, ror #31 │ │ │ │ - andseq r7, r1, lr, lsr #25 │ │ │ │ + andseq r7, r1, sl, lsr #25 │ │ │ │ andseq ip, pc, r6, asr #31 │ │ │ │ - andseq r7, r1, r8, asr sp │ │ │ │ + andseq r7, r1, r4, asr sp │ │ │ │ andseq ip, pc, lr, lsr #31 │ │ │ │ - andseq r7, r1, sl, lsl sp │ │ │ │ + andseq r7, r1, r6, lsl sp │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b0f8cc │ │ │ │ addlt r4, fp, r4, asr #20 │ │ │ │ strmi r4, [r6], -r4, asr #22 │ │ │ │ andcs r4, r1, sl, ror r4 │ │ │ │ @@ -171921,15 +171921,15 @@ │ │ │ │ bl afc0ac <__bss_end__@@Base+0x7f68f8> │ │ │ │ @ instruction: 0xf7574650 │ │ │ │ andcs lr, r2, #38912 @ 0x9800 │ │ │ │ @ instruction: 0xf757e7d2 │ │ │ │ svclt 0x0000e96c │ │ │ │ andseq fp, lr, ip, asr #28 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x00117cf0 │ │ │ │ + andseq r7, r1, ip, ror #25 │ │ │ │ mulseq lr, ip, sp │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec15578 <__bss_end__@@Base+0xfe90fdc4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stclvs 15, cr0, [r5, #-896] @ 0xfffffc80 │ │ │ │ addlt r4, r3, r7, lsl #12 │ │ │ │ stmiavs r8!, {r2, r3, r9, sl, lr}^ │ │ │ │ @@ -171971,17 +171971,17 @@ │ │ │ │ stclt 1, cr1, [r8, #-24] @ 0xffffffe8 │ │ │ │ blmi 2101dc │ │ │ │ adcpl pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ ldm r6!, {r0, r1, r2, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - @ instruction: 0x001299fc │ │ │ │ - @ instruction: 0x001179fa │ │ │ │ - andseq r7, r1, sl, asr #22 │ │ │ │ + @ instruction: 0x001299f8 │ │ │ │ + @ instruction: 0x001179f6 │ │ │ │ + andseq r7, r1, r6, asr #22 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d8f8cc │ │ │ │ stmdacs r0, {r0, r1, r7, ip, sp, pc} │ │ │ │ addshi pc, r5, r0 │ │ │ │ stmdami pc, {r2, r9, sl, lr}^ @ │ │ │ │ @@ -172061,20 +172061,20 @@ │ │ │ │ blmi 3383e8 <__bss_end__@@Base+0x32c34> │ │ │ │ adcspl pc, r2, #64, 4 │ │ │ │ stmdami r9, {r3, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-840 @ 0xfffffcb8 │ │ │ │ stmda r4, {r0, r1, r2, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ andseq ip, pc, r4, ror #26 │ │ │ │ - andseq r7, r1, lr, lsl fp │ │ │ │ + andseq r7, r1, sl, lsl fp │ │ │ │ andseq ip, pc, sl, asr #25 │ │ │ │ - @ instruction: 0x00117abc │ │ │ │ - mulseq r2, r8, r8 │ │ │ │ - mulseq r1, r6, r8 │ │ │ │ - @ instruction: 0x001178b2 │ │ │ │ + @ instruction: 0x00117ab8 │ │ │ │ + mulseq r2, r4, r8 │ │ │ │ + mulseq r1, r2, r8 │ │ │ │ + andseq r7, r1, lr, lsr #17 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e8f8cc │ │ │ │ eorsle r2, r6, r0, lsl #16 │ │ │ │ stmdbvs r3, {r1, r2, r3, r4, r9, sl, lr} │ │ │ │ blcs 1cfddc │ │ │ │ @@ -172105,19 +172105,19 @@ │ │ │ │ @ instruction: 0xf7564478 │ │ │ │ blmi 2fa60c <__bss_start@@Base+0x2b5fc> │ │ │ │ rscspl pc, lr, #64, 4 │ │ │ │ stmdami r8, {r0, r1, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ svc 0x00eaf756 │ │ │ │ - @ instruction: 0x001297fa │ │ │ │ - @ instruction: 0x001177f8 │ │ │ │ - andseq r7, r1, r8, lsr #19 │ │ │ │ - andseq r9, r2, r4, ror #15 │ │ │ │ - andseq r7, r1, r2, ror #15 │ │ │ │ + @ instruction: 0x001297f6 │ │ │ │ + @ instruction: 0x001177f4 │ │ │ │ + andseq r7, r1, r4, lsr #19 │ │ │ │ + andseq r9, r2, r0, ror #15 │ │ │ │ + @ instruction: 0x001177de │ │ │ │ andseq pc, r0, r2, ror #5 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00a8f8cc │ │ │ │ bmi fe0d00b4 <__bss_end__@@Base+0xfddca900> │ │ │ │ blmi fe0d00e4 <__bss_end__@@Base+0xfddca930> │ │ │ │ @@ -172510,17 +172510,17 @@ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 202c68 │ │ │ │ eorvc pc, ip, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-876 @ 0xfffffc94 │ │ │ │ stcl 7, cr15, [r0], {86} @ 0x56 │ │ │ │ - mulseq r2, r0, r1 │ │ │ │ - andseq r7, r1, lr, lsl #3 │ │ │ │ - andseq r7, r1, sl, lsr #3 │ │ │ │ + andseq r9, r2, ip, lsl #3 │ │ │ │ + andseq r7, r1, sl, lsl #3 │ │ │ │ + andseq r7, r1, r6, lsr #3 │ │ │ │ @ instruction: 0x6c002900 │ │ │ │ movwcs fp, #8140 @ 0x1fcc │ │ │ │ stmdacs r0, {r8, r9, sp} │ │ │ │ movwcs fp, #3852 @ 0xf0c │ │ │ │ movweq pc, #4099 @ 0x1003 @ │ │ │ │ stmdbvs r0, {r0, r1, r3, r5, r8, ip, sp, pc} │ │ │ │ stmdacs r0, {r0, r8, fp, ip, sp} │ │ │ │ @@ -172572,17 +172572,17 @@ │ │ │ │ streq pc, [r0], r6, asr #7 │ │ │ │ @ instruction: 0x0606ea58 │ │ │ │ andcs sp, r0, r5, lsl #2 │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ ldrbtmi r4, [r8], #-2052 @ 0xfffff7fc │ │ │ │ @ instruction: 0xf894e7cf │ │ │ │ ldrb r8, [fp, r8, asr #32] │ │ │ │ - andseq r7, r1, r4, ror #5 │ │ │ │ - andseq r7, r1, r0, lsr #5 │ │ │ │ - andseq r7, r1, sl, ror r2 │ │ │ │ + andseq r7, r1, r0, ror #5 │ │ │ │ + mulseq r1, ip, r2 │ │ │ │ + andseq r7, r1, r6, ror r2 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ bmi c907f8 <__bss_end__@@Base+0x98b044> │ │ │ │ blmi c9062c <__bss_end__@@Base+0x98ae78> │ │ │ │ @ instruction: 0xf8d0447a │ │ │ │ @@ -172710,17 +172710,17 @@ │ │ │ │ ldclt 7, cr14, [r8, #-920]! @ 0xfffffc68 │ │ │ │ vqdmulh.s d20, d0, d5 │ │ │ │ stmdbmi r5, {r1, r2, r3, r6, r7, r9, ip, sp, lr} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7564478 │ │ │ │ svclt 0x0000eb32 │ │ │ │ - andseq r8, r2, r2, ror lr │ │ │ │ - andseq r6, r1, r0, ror lr │ │ │ │ - andseq r7, r1, r8, rrx │ │ │ │ + andseq r8, r2, lr, ror #28 │ │ │ │ + andseq r6, r1, ip, ror #28 │ │ │ │ + andseq r7, r1, r4, rrx │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0060f8cc │ │ │ │ @ instruction: 0xf8dfb09f │ │ │ │ ldrbtmi r5, [sp], #-2876 @ 0xfffff4c4 │ │ │ │ @ instruction: 0xf8df910a │ │ │ │ @@ -173440,94 +173440,94 @@ │ │ │ │ @ instruction: 0xf5004478 │ │ │ │ ldrbtmi r7, [r9], #-110 @ 0xffffff92 │ │ │ │ ldc2l 0, cr15, [r8, #1008] @ 0x3f0 │ │ │ │ svclt 0x0000e799 │ │ │ │ andseq fp, lr, r2, asr #1 │ │ │ │ ldrheq fp, [lr], -r4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andseq sl, r1, r0, asr #25 │ │ │ │ + @ instruction: 0x0011acbc │ │ │ │ @ instruction: 0x000009b0 │ │ │ │ @ instruction: 0x001eaebe │ │ │ │ andeq r0, r0, r4, ror #14 │ │ │ │ andeq r0, r0, r8, lsl fp │ │ │ │ andeq r0, r0, ip, asr r8 │ │ │ │ muleq r0, r0, r7 │ │ │ │ andeq r0, r0, r0, lsl #21 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x001fbcf4 │ │ │ │ - andseq r6, r1, sl, lsr lr │ │ │ │ + andseq r6, r1, r6, lsr lr │ │ │ │ andseq fp, pc, r8, lsr #25 │ │ │ │ - andseq r6, r1, r2, lsr #31 │ │ │ │ + mulseq r1, lr, pc @ │ │ │ │ andseq fp, pc, r6, lsl #25 │ │ │ │ - andseq r6, r1, r8, lsr #23 │ │ │ │ + andseq r6, r1, r4, lsr #23 │ │ │ │ andseq fp, pc, lr, ror #24 │ │ │ │ - @ instruction: 0x00116cf0 │ │ │ │ + andseq r6, r1, ip, ror #25 │ │ │ │ andseq fp, pc, lr, lsr ip @ │ │ │ │ - andseq r6, r1, ip, asr #21 │ │ │ │ + andseq r6, r1, r8, asr #21 │ │ │ │ andseq fp, pc, r2, lsr #24 │ │ │ │ - andseq r6, r1, ip, asr #25 │ │ │ │ + andseq r6, r1, r8, asr #25 │ │ │ │ @ instruction: 0x001fbbd0 │ │ │ │ - andseq r6, r1, lr, ror fp │ │ │ │ + andseq r6, r1, sl, ror fp │ │ │ │ @ instruction: 0x001fbbb8 │ │ │ │ - andseq r6, r1, lr, asr sl │ │ │ │ + andseq r6, r1, sl, asr sl │ │ │ │ andseq fp, pc, ip, lsl #23 │ │ │ │ - andseq r6, r1, r6, asr sl │ │ │ │ + andseq r6, r1, r2, asr sl │ │ │ │ andseq fp, pc, r0, ror fp @ │ │ │ │ - @ instruction: 0x00116af6 │ │ │ │ + @ instruction: 0x00116af2 │ │ │ │ andseq fp, pc, lr, lsr fp @ │ │ │ │ - andseq r6, r1, r4, lsr sl │ │ │ │ + andseq r6, r1, r0, lsr sl │ │ │ │ @ instruction: 0x001fbafe │ │ │ │ - andseq r6, r1, r4, asr sl │ │ │ │ - andseq sl, r1, r0, lsl #12 │ │ │ │ + andseq r6, r1, r0, asr sl │ │ │ │ + @ instruction: 0x0011a5fc │ │ │ │ mulseq pc, lr, sl @ │ │ │ │ - andseq r6, r1, r4, ror #22 │ │ │ │ + andseq r6, r1, r0, ror #22 │ │ │ │ andseq fp, pc, r6, lsl #21 │ │ │ │ - andseq r6, r1, r8, ror #21 │ │ │ │ + andseq r6, r1, r4, ror #21 │ │ │ │ andseq fp, pc, ip, ror #20 │ │ │ │ - andseq r6, r1, r6, ror sl │ │ │ │ + andseq r6, r1, r2, ror sl │ │ │ │ andseq fp, pc, r4, asr #20 │ │ │ │ - andseq r6, r1, r2, lsr #20 │ │ │ │ + andseq r6, r1, lr, lsl sl │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsl #30 │ │ │ │ andeq r0, r0, r0, lsl #25 │ │ │ │ muleq r0, r0, ip │ │ │ │ - andseq r6, r1, r0, lsl fp │ │ │ │ + andseq r6, r1, ip, lsl #22 │ │ │ │ @ instruction: 0x001fb8f2 │ │ │ │ - andseq r6, r1, r4, ror fp │ │ │ │ + andseq r6, r1, r0, ror fp │ │ │ │ andseq fp, pc, r0, ror #17 │ │ │ │ - andseq r6, r1, r2, lsl #20 │ │ │ │ + @ instruction: 0x001169fe │ │ │ │ andseq fp, pc, r4, asr #17 │ │ │ │ - @ instruction: 0x001169ba │ │ │ │ + @ instruction: 0x001169b6 │ │ │ │ @ instruction: 0x001fb8b2 │ │ │ │ - andseq r6, r1, r4, ror #17 │ │ │ │ + andseq r6, r1, r0, ror #17 │ │ │ │ mulseq pc, r2, r8 @ │ │ │ │ - andseq r6, r1, ip, lsr fp │ │ │ │ + andseq r6, r1, r8, lsr fp │ │ │ │ andseq fp, pc, r2, asr #16 │ │ │ │ - andseq r6, r1, r8, lsl #19 │ │ │ │ + andseq r6, r1, r4, lsl #19 │ │ │ │ muleq r0, r8, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andseq fp, pc, lr, ror r7 @ │ │ │ │ - andseq r6, r1, r8, asr #18 │ │ │ │ - andseq r6, r1, r0, lsr r9 │ │ │ │ + andseq r6, r1, r4, asr #18 │ │ │ │ + andseq r6, r1, ip, lsr #18 │ │ │ │ andseq fp, pc, r6, lsr r7 @ │ │ │ │ - andseq r6, r1, r0, lsl #19 │ │ │ │ + andseq r6, r1, ip, ror r9 │ │ │ │ andseq fp, pc, r4, lsr #14 │ │ │ │ - andseq r6, r1, r2, lsl r9 │ │ │ │ + andseq r6, r1, lr, lsl #18 │ │ │ │ andseq fp, pc, r2, lsl r7 @ │ │ │ │ - andseq r6, r1, ip, ror r8 │ │ │ │ + andseq r6, r1, r8, ror r8 │ │ │ │ @ instruction: 0x001fb6f8 │ │ │ │ - andseq r6, r1, r6, asr #19 │ │ │ │ + andseq r6, r1, r2, asr #19 │ │ │ │ andseq fp, pc, r0, ror #13 │ │ │ │ - andseq r6, r1, r6, lsl #17 │ │ │ │ + andseq r6, r1, r2, lsl #17 │ │ │ │ andseq fp, pc, lr, asr #13 │ │ │ │ - andseq r6, r1, r4, asr r8 │ │ │ │ - andseq sl, r1, r2, lsr #3 │ │ │ │ + andseq r6, r1, r0, asr r8 │ │ │ │ + mulseq r1, lr, r1 │ │ │ │ @ instruction: 0x001fb6b4 │ │ │ │ - andseq r6, r1, r2, ror #17 │ │ │ │ + @ instruction: 0x001168de │ │ │ │ stmdbmi r1!, {r5, fp, lr} │ │ │ │ @ instruction: 0xf5004478 │ │ │ │ ldrbtmi r7, [r9], #-103 @ 0xffffff99 │ │ │ │ stc2 0, cr15, [r8, #-1008]! @ 0xfffffc10 │ │ │ │ strbmi lr, [r0], -r9, ror #13 │ │ │ │ @ instruction: 0x9c19a91c │ │ │ │ @ instruction: 0xf8b2f0de │ │ │ │ @@ -173554,22 +173554,22 @@ │ │ │ │ stmdami ip, {r1, r2, r5, r7, sl, fp, sp, lr, pc} │ │ │ │ stmdbmi ip, {r1, r2, r4, sl, sp} │ │ │ │ @ instruction: 0xf5004478 │ │ │ │ ldrbtmi r7, [r9], #-124 @ 0xffffff84 │ │ │ │ ldc2l 0, cr15, [r0], #1008 @ 0x3f0 │ │ │ │ bllt fe2fdce4 <__bss_end__@@Base+0xfdff8530> │ │ │ │ andseq fp, pc, r4, asr r5 @ │ │ │ │ - andseq r6, r1, r6, ror #14 │ │ │ │ + andseq r6, r1, r2, ror #14 │ │ │ │ andseq fp, pc, lr, lsl #10 │ │ │ │ - andseq r6, r1, r4, lsl #7 │ │ │ │ - andseq r8, r2, sl, asr r1 │ │ │ │ - andseq r6, r1, r8, asr r1 │ │ │ │ - andseq r6, r1, r8, asr r3 │ │ │ │ + andseq r6, r1, r0, lsl #7 │ │ │ │ + andseq r8, r2, r6, asr r1 │ │ │ │ + andseq r6, r1, r4, asr r1 │ │ │ │ + andseq r6, r1, r4, asr r3 │ │ │ │ andseq fp, pc, r4, ror #9 │ │ │ │ - andseq r6, r1, sl, asr #14 │ │ │ │ + andseq r6, r1, r6, asr #14 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec16f14 <__bss_end__@@Base+0xfe911760> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ addlt r0, r3, r0, ror #31 │ │ │ │ movwcs r4, #2648 @ 0xa58 │ │ │ │ movwls r4, #1146 @ 0x47a │ │ │ │ ldmpl r3, {r0, r1, r2, r4, r6, r8, r9, fp, lr}^ │ │ │ │ @@ -173747,15 +173747,15 @@ │ │ │ │ stcl 7, cr15, [r4], #340 @ 0x154 │ │ │ │ @ instruction: 0xf7556860 │ │ │ │ strtmi lr, [r0], -r2, ror #25 │ │ │ │ ldcl 7, cr15, [lr], {85} @ 0x55 │ │ │ │ ldrb r2, [lr, r0, lsl #8] │ │ │ │ @ instruction: 0xf7554620 │ │ │ │ ubfx lr, sl, #25, #26 │ │ │ │ - @ instruction: 0x00119cd8 │ │ │ │ + @ instruction: 0x00119cd4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec171fc <__bss_end__@@Base+0xfe911a48> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmibvs r4, {r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ @ instruction: 0xb12c4605 │ │ │ │ stclvs 6, cr4, [r4, #128]! @ 0x80 │ │ │ │ blx 67e008 <__bss_end__@@Base+0x378854> │ │ │ │ @@ -174434,29 +174434,29 @@ │ │ │ │ mulscc r8, sp, r8 │ │ │ │ eorscc pc, r8, r4, lsl #17 │ │ │ │ ldr r6, [fp], -r3, lsr #18 │ │ │ │ @ instruction: 0x001e9db8 │ │ │ │ @ instruction: 0x001e9db2 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r9, lr, r4, lsl #27 │ │ │ │ - andseq r9, r1, r0, asr #18 │ │ │ │ - andseq r6, r1, lr, asr r1 │ │ │ │ + andseq r9, r1, ip, lsr r9 │ │ │ │ + andseq r6, r1, sl, asr r1 │ │ │ │ andeq r0, r0, r4, ror #24 │ │ │ │ andeq r0, r0, r4, asr r7 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ muleq r0, r0, sl │ │ │ │ andeq r0, r0, ip, lsl #18 │ │ │ │ andeq r0, r0, r0, lsl #19 │ │ │ │ andeq r0, r0, r4, lsl #23 │ │ │ │ andeq r0, r0, ip, lsl #13 │ │ │ │ andeq r0, r0, r0, asr r6 │ │ │ │ muleq r0, r0, sp │ │ │ │ andeq r0, r0, r4, asr #26 │ │ │ │ andeq r0, r0, r4, lsl #25 │ │ │ │ - andseq r9, r1, r8, ror r2 │ │ │ │ + andseq r9, r1, r4, ror r2 │ │ │ │ andcs r4, r0, r4, lsl #22 │ │ │ │ ldrbtmi r4, [fp], #-2564 @ 0xfffff5fc │ │ │ │ ldmdavc r3, {r1, r3, r4, r7, fp, ip, lr} │ │ │ │ movweq pc, #4227 @ 0x1083 @ │ │ │ │ @ instruction: 0x47707013 │ │ │ │ @ instruction: 0x001e95b2 │ │ │ │ andeq r0, r0, r8, ror r8 │ │ │ │ @@ -174482,17 +174482,17 @@ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 204b38 │ │ │ │ eorpl pc, r6, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7544478 │ │ │ │ svclt 0x0000ed5a │ │ │ │ - @ instruction: 0x001274b4 │ │ │ │ - andseq r5, r1, sl, ror r9 │ │ │ │ - mulseq r1, r8, r9 │ │ │ │ + @ instruction: 0x001274b0 │ │ │ │ + andseq r5, r1, r6, ror r9 │ │ │ │ + mulseq r1, r4, r9 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c0f8cc │ │ │ │ bmi cd23e0 <__bss_end__@@Base+0x9ccc2c> │ │ │ │ blmi cd25f0 <__bss_end__@@Base+0x9cce3c> │ │ │ │ addlt r4, r7, sl, ror r4 │ │ │ │ @@ -174763,20 +174763,20 @@ │ │ │ │ @ instruction: 0xf7544478 │ │ │ │ blmi 2fbc84 <__bss_start@@Base+0x2cc74> │ │ │ │ addspl pc, r2, #64, 4 │ │ │ │ stmdami r8, {r0, r1, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-780 @ 0xfffffcf4 │ │ │ │ bl a7ed20 <__bss_end__@@Base+0x77956c> │ │ │ │ - andseq r7, r2, r6, rrx │ │ │ │ - andseq r5, r1, ip, lsr #10 │ │ │ │ - mulseq r1, r8, r5 │ │ │ │ - andseq r7, r2, r0, asr r0 │ │ │ │ - andseq r5, r1, r6, lsl r5 │ │ │ │ - andseq r5, r1, lr, asr r5 │ │ │ │ + andseq r7, r2, r2, rrx │ │ │ │ + andseq r5, r1, r8, lsr #10 │ │ │ │ + mulseq r1, r4, r5 │ │ │ │ + andseq r7, r2, ip, asr #32 │ │ │ │ + andseq r5, r1, r2, lsl r5 │ │ │ │ + andseq r5, r1, sl, asr r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec181f0 <__bss_end__@@Base+0xfe912a3c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8d00ff8 │ │ │ │ @ instruction: 0x46043230 │ │ │ │ stmdale sl, {r0, r1, r8, r9, fp, sp} │ │ │ │ @ instruction: 0xf003e8df │ │ │ │ @@ -174805,20 +174805,20 @@ │ │ │ │ @ instruction: 0xf7544478 │ │ │ │ blmi 2fbbdc <__bss_start@@Base+0x2cbcc> │ │ │ │ rsbspl pc, r5, #64, 4 │ │ │ │ stmdami r8, {r0, r1, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-800 @ 0xfffffce0 │ │ │ │ b ff57edc8 <__bss_end__@@Base+0xff279614> │ │ │ │ - @ instruction: 0x00126fbe │ │ │ │ - andseq r5, r1, r4, lsl #9 │ │ │ │ - @ instruction: 0x001154f0 │ │ │ │ - andseq r6, r2, r8, lsr #31 │ │ │ │ - andseq r5, r1, lr, ror #8 │ │ │ │ - @ instruction: 0x001154b6 │ │ │ │ + @ instruction: 0x00126fba │ │ │ │ + andseq r5, r1, r0, lsl #9 │ │ │ │ + andseq r5, r1, ip, ror #9 │ │ │ │ + andseq r6, r2, r4, lsr #31 │ │ │ │ + andseq r5, r1, sl, ror #8 │ │ │ │ + @ instruction: 0x001154b2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec18298 <__bss_end__@@Base+0xfe912ae4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff8 │ │ │ │ @ instruction: 0xf8d02100 │ │ │ │ @ instruction: 0xf06d0240 │ │ │ │ movwcs pc, #3531 @ 0xdcb @ │ │ │ │ @@ -174869,19 +174869,19 @@ │ │ │ │ @ instruction: 0xf0fb4478 │ │ │ │ blmi 2bfc28 │ │ │ │ vmla.i8 d20, d0, d7 │ │ │ │ stmdami r7, {r2, r4, r9, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-824 @ 0xfffffcc8 │ │ │ │ b 157eec8 <__bss_end__@@Base+0x1279714> │ │ │ │ - andseq r5, r1, r6, lsl r4 │ │ │ │ + andseq r5, r1, r2, lsl r4 │ │ │ │ andseq sl, pc, r4, lsl #10 │ │ │ │ - andseq r6, r2, r8, lsr #29 │ │ │ │ - andseq r5, r1, lr, ror #6 │ │ │ │ - andseq r4, r1, sl, asr r7 │ │ │ │ + andseq r6, r2, r4, lsr #29 │ │ │ │ + andseq r5, r1, sl, ror #6 │ │ │ │ + andseq r4, r1, r6, asr r7 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e8f8cc │ │ │ │ bvs d29b0 │ │ │ │ @ instruction: 0xf090b118 │ │ │ │ movwcs pc, #2221 @ 0x8ad @ │ │ │ │ @@ -175385,55 +175385,55 @@ │ │ │ │ movtcc r4, #17529 @ 0x4479 │ │ │ │ @ instruction: 0xf7534478 │ │ │ │ svclt 0x0000ee54 │ │ │ │ @ instruction: 0x001e8bf0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x001e8bdc │ │ │ │ andeq r0, r0, r8, ror #12 │ │ │ │ - andseq sp, r1, lr, asr r2 │ │ │ │ + andseq sp, r1, sl, asr r2 │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ - andseq r5, r1, ip │ │ │ │ + andseq r5, r1, r8 │ │ │ │ mulseq lr, r4, sl │ │ │ │ - andseq r4, r1, r2, ror #30 │ │ │ │ + andseq r4, r1, lr, asr pc │ │ │ │ andeq r0, r0, r0, asr fp │ │ │ │ andeq r0, r0, r0, lsl pc │ │ │ │ andeq r0, r0, r4, lsl r9 │ │ │ │ andeq r0, r0, r0, asr #22 │ │ │ │ andeq r0, r0, fp, lsr #8 │ │ │ │ andseq r9, pc, r4, ror #28 │ │ │ │ - andseq r4, r1, r6, lsr #27 │ │ │ │ - andseq r6, r2, r0, ror r7 │ │ │ │ - andseq r4, r1, r6, lsr ip │ │ │ │ + andseq r4, r1, r2, lsr #27 │ │ │ │ + andseq r6, r2, ip, ror #14 │ │ │ │ + andseq r4, r1, r2, lsr ip │ │ │ │ andseq lr, r0, lr, rrx │ │ │ │ - andseq r6, r2, sl, asr r7 │ │ │ │ - andseq r4, r1, r0, lsr #24 │ │ │ │ - andseq r3, r1, r4, ror #15 │ │ │ │ - andseq r6, r2, r4, asr #14 │ │ │ │ - andseq r4, r1, sl, lsl #24 │ │ │ │ + andseq r6, r2, r6, asr r7 │ │ │ │ + andseq r4, r1, ip, lsl ip │ │ │ │ + andseq r3, r1, r0, ror #15 │ │ │ │ + andseq r6, r2, r0, asr #14 │ │ │ │ + andseq r4, r1, r6, lsl #24 │ │ │ │ andseq lr, r0, r2, asr #32 │ │ │ │ - andseq r6, r2, lr, lsr #14 │ │ │ │ - @ instruction: 0x00114bf4 │ │ │ │ + andseq r6, r2, sl, lsr #14 │ │ │ │ + @ instruction: 0x00114bf0 │ │ │ │ andseq lr, r0, ip, lsr #32 │ │ │ │ - andseq r6, r2, r8, lsl r7 │ │ │ │ - @ instruction: 0x00114bde │ │ │ │ + andseq r6, r2, r4, lsl r7 │ │ │ │ + @ instruction: 0x00114bda │ │ │ │ andseq lr, r0, r6, lsl r0 │ │ │ │ - andseq r6, r2, r2, lsl #14 │ │ │ │ - andseq r4, r1, r8, asr #23 │ │ │ │ - andseq r4, r1, r0, lsl #25 │ │ │ │ - andseq r6, r2, ip, ror #13 │ │ │ │ - @ instruction: 0x00114bb2 │ │ │ │ + @ instruction: 0x001266fe │ │ │ │ + andseq r4, r1, r4, asr #23 │ │ │ │ + andseq r4, r1, ip, ror ip │ │ │ │ + andseq r6, r2, r8, ror #13 │ │ │ │ + andseq r4, r1, lr, lsr #23 │ │ │ │ andseq sp, r0, sl, ror #31 │ │ │ │ - @ instruction: 0x001266d6 │ │ │ │ - mulseq r1, ip, fp │ │ │ │ + @ instruction: 0x001266d2 │ │ │ │ + mulseq r1, r8, fp │ │ │ │ @ instruction: 0x0010dfd4 │ │ │ │ - andseq r6, r2, r0, asr #13 │ │ │ │ - andseq r4, r1, r6, lsl #23 │ │ │ │ + @ instruction: 0x001266bc │ │ │ │ + andseq r4, r1, r2, lsl #23 │ │ │ │ @ instruction: 0x0010dfbe │ │ │ │ - andseq r6, r2, sl, lsr #13 │ │ │ │ - andseq r4, r1, r0, ror fp │ │ │ │ + andseq r6, r2, r6, lsr #13 │ │ │ │ + andseq r4, r1, ip, ror #22 │ │ │ │ andseq sp, r0, r8, lsr #31 │ │ │ │ stmdalt r8, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fec18c3c <__bss_end__@@Base+0xfe913488> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strdlt r0, [r0, r8] │ │ │ │ andle r2, r2, r1, lsl #18 │ │ │ │ @@ -175447,17 +175447,17 @@ │ │ │ │ blmi 27174c │ │ │ │ rscsvs pc, r9, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ ldcl 7, cr15, [r0, #332] @ 0x14c │ │ │ │ andseq r9, pc, r0, lsl #24 │ │ │ │ - andseq r6, r2, r4, lsr #11 │ │ │ │ - andseq r4, r1, sl, ror #20 │ │ │ │ - @ instruction: 0x001143da │ │ │ │ + andseq r6, r2, r0, lsr #11 │ │ │ │ + andseq r4, r1, r6, ror #20 │ │ │ │ + @ instruction: 0x001143d6 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec18c94 <__bss_end__@@Base+0xfe9134e0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ mrcmi 15, 1, r0, cr3, cr8, {6} │ │ │ │ ldcmi 0, cr11, [r3, #-532]! @ 0xfffffdec │ │ │ │ ldrbtmi r4, [lr], #-1559 @ 0xfffff9e9 │ │ │ │ @ instruction: 0x4c334b32 │ │ │ │ @@ -175514,17 +175514,17 @@ │ │ │ │ @ instruction: 0x001e85f8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xffffff91 │ │ │ │ mulseq lr, r4, r5 │ │ │ │ andseq r8, lr, ip, ror r5 │ │ │ │ andseq r9, pc, r8, lsl fp @ │ │ │ │ andseq r9, r0, sl, lsl #17 │ │ │ │ - @ instruction: 0x001264b8 │ │ │ │ - andseq r4, r1, lr, ror r9 │ │ │ │ - andseq r3, r1, sl, ror #26 │ │ │ │ + @ instruction: 0x001264b4 │ │ │ │ + andseq r4, r1, sl, ror r9 │ │ │ │ + andseq r3, r1, r6, ror #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec18da0 <__bss_end__@@Base+0xfe9135ec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi b05b68 <__bss_end__@@Base+0x8003b4> │ │ │ │ @ instruction: 0xf8df4604 │ │ │ │ ldrmi ip, [r5], -r4, lsr #1 │ │ │ │ @ instruction: 0xf853447b │ │ │ │ @@ -175565,37 +175565,37 @@ │ │ │ │ ldrbtmi r4, [fp], #-2065 @ 0xfffff7ef │ │ │ │ orrcc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7534478 │ │ │ │ svclt 0x0000ecea │ │ │ │ @ instruction: 0x001e84f0 │ │ │ │ andeq r0, r0, r0, asr #22 │ │ │ │ andseq r9, pc, lr, ror sl @ │ │ │ │ - @ instruction: 0x001149f8 │ │ │ │ + @ instruction: 0x001149f4 │ │ │ │ andseq r9, pc, ip, ror #20 │ │ │ │ - andseq r4, r1, sl, asr #19 │ │ │ │ + andseq r4, r1, r6, asr #19 │ │ │ │ andseq r9, pc, sl, asr sl @ │ │ │ │ - andseq r4, r1, r8, asr #19 │ │ │ │ + andseq r4, r1, r4, asr #19 │ │ │ │ andseq r9, pc, r8, asr #20 │ │ │ │ - andseq r4, r1, lr, lsr #19 │ │ │ │ + andseq r4, r1, sl, lsr #19 │ │ │ │ andseq r9, pc, r6, lsr sl @ │ │ │ │ andseq r9, r0, r8, lsr #15 │ │ │ │ - @ instruction: 0x001263d6 │ │ │ │ - mulseq r1, ip, r8 │ │ │ │ - andseq r3, r1, r8, lsl #25 │ │ │ │ + @ instruction: 0x001263d2 │ │ │ │ + mulseq r1, r8, r8 │ │ │ │ + andseq r3, r1, r4, lsl #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fec18e90 <__bss_end__@@Base+0xfe9136dc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 205c78 │ │ │ │ adcsvc pc, r7, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-936 @ 0xfffffc58 │ │ │ │ ldc 7, cr15, [r8], #332 @ 0x14c │ │ │ │ - andseq r6, r2, r4, ror r3 │ │ │ │ - andseq r4, r1, sl, lsr r8 │ │ │ │ + andseq r6, r2, r0, ror r3 │ │ │ │ + andseq r4, r1, r6, lsr r8 │ │ │ │ mulseq r0, r6, r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec18ec0 <__bss_end__@@Base+0xfe91370c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strmi r0, [sp], -r8, ror #31 │ │ │ │ blmi e941a4 <__bss_end__@@Base+0xb8e9f0> │ │ │ │ ldrbtmi fp, [r9], #-131 @ 0xffffff7d │ │ │ │ @@ -175651,26 +175651,26 @@ │ │ │ │ ldmdami r1, {r4, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-956 @ 0xfffffc44 │ │ │ │ ldc 7, cr15, [ip], #-332 @ 0xfffffeb4 │ │ │ │ @ instruction: 0x001e83d2 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r9, pc, r6, asr r9 @ │ │ │ │ - andseq r4, r1, r0, lsr #18 │ │ │ │ + andseq r4, r1, ip, lsl r9 │ │ │ │ andseq r8, lr, r4, ror #6 │ │ │ │ andseq r9, pc, sl, lsl #18 │ │ │ │ - @ instruction: 0x001148bc │ │ │ │ + @ instruction: 0x001148b8 │ │ │ │ @ instruction: 0x001f98f8 │ │ │ │ - mulseq r1, r6, r8 │ │ │ │ - mulseq r2, r2, r2 │ │ │ │ - andseq r4, r1, r8, asr r7 │ │ │ │ + mulseq r1, r2, r8 │ │ │ │ + andseq r6, r2, lr, lsl #5 │ │ │ │ + andseq r4, r1, r4, asr r7 │ │ │ │ @ instruction: 0x0010d5b0 │ │ │ │ - andseq r6, r2, ip, ror r2 │ │ │ │ - andseq r4, r1, r2, asr #14 │ │ │ │ - andseq r4, r1, sl, asr #16 │ │ │ │ + andseq r6, r2, r8, ror r2 │ │ │ │ + andseq r4, r1, lr, lsr r7 │ │ │ │ + andseq r4, r1, r6, asr #16 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec18fe8 <__bss_end__@@Base+0xfe913834> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stclmi 15, cr0, [r8], #-928 @ 0xfffffc60 │ │ │ │ stmdbmi r8!, {r0, r2, r9, sl, lr}^ │ │ │ │ ldrbtmi r4, [ip], #-1538 @ 0xfffff9fe │ │ │ │ addsvc pc, sl, r4, lsl #10 │ │ │ │ @@ -175772,16 +175772,16 @@ │ │ │ │ ldmdbvs fp, {r0, r1, fp, sp, lr}^ │ │ │ │ @ instruction: 0xe77a4798 │ │ │ │ @ instruction: 0xf5044905 │ │ │ │ ldrbtmi r7, [r9], #-168 @ 0xffffff58 │ │ │ │ blx fe7fe376 <__bss_end__@@Base+0xfe4f8bc2> │ │ │ │ svclt 0x0000e741 │ │ │ │ andseq r9, pc, sl, ror #16 │ │ │ │ - andseq r4, r1, r4, asr r8 │ │ │ │ - @ instruction: 0x001146d6 │ │ │ │ + andseq r4, r1, r0, asr r8 │ │ │ │ + @ instruction: 0x001146d2 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec191a4 <__bss_end__@@Base+0xfe9139f0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strmi r0, [r4], -r8, asr #31 │ │ │ │ blmi 13d40dc <__bss_end__@@Base+0x10ce928> │ │ │ │ ldrbtmi fp, [r8], #-137 @ 0xffffff77 │ │ │ │ ldrbtmi r4, [sp], #-3403 @ 0xfffff2b5 │ │ │ │ @@ -175860,15 +175860,15 @@ │ │ │ │ svclt 0x0000eaae │ │ │ │ andseq r8, lr, lr, ror #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r8, lr, sl, ror #1 │ │ │ │ andseq r8, lr, r4, asr #1 │ │ │ │ andeq r0, r0, r0, lsl pc │ │ │ │ andeq r0, r0, r4, lsl r9 │ │ │ │ - andseq r4, r1, r8, lsl r6 │ │ │ │ + andseq r4, r1, r4, lsl r6 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec19300 <__bss_end__@@Base+0xfe913b4c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strmi r0, [r5], -r8, asr #31 │ │ │ │ ldrmi r4, [r1], -r8, lsl #12 │ │ │ │ blmi 1854a84 <__bss_end__@@Base+0x154f2d0> │ │ │ │ ldrbtmi fp, [sl], #-137 @ 0xffffff77 │ │ │ │ @@ -176012,15 +176012,15 @@ │ │ │ │ @ instruction: 0xf850f0d3 │ │ │ │ @ instruction: 0xf753e7c4 │ │ │ │ svclt 0x0000e97a │ │ │ │ @ instruction: 0x001e7df2 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x001e7dd2 │ │ │ │ andseq r9, pc, r6, asr r3 @ │ │ │ │ - mulseq r1, r8, r3 │ │ │ │ + mulseq r1, r4, r3 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00a0f8cc │ │ │ │ addslt r4, r1, sl, ror lr │ │ │ │ @ instruction: 0x46984d7a │ │ │ │ blmi 1f5356c <__bss_end__@@Base+0x1c4ddb8> │ │ │ │ @@ -176145,15 +176145,15 @@ │ │ │ │ svcge 0x0046f47f │ │ │ │ svclt 0x0000e747 │ │ │ │ andseq r7, lr, r0, lsr sp │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r7, lr, r8, lsr #26 │ │ │ │ andeq r0, r0, r8, asr #27 │ │ │ │ andseq r9, pc, r6, lsr #4 │ │ │ │ - andseq r4, r1, r8, ror #4 │ │ │ │ + andseq r4, r1, r4, ror #4 │ │ │ │ andseq r7, lr, r8, lsr ip │ │ │ │ andeq r0, r0, r8, lsl #12 │ │ │ │ muleq r0, r4, r6 │ │ │ │ andeq r0, r0, r0, lsr #18 │ │ │ │ andeq r0, r0, ip, lsr r8 │ │ │ │ andeq r0, r0, r0, ror sl │ │ │ │ andeq r0, r0, ip, ror lr │ │ │ │ @@ -176173,15 +176173,15 @@ │ │ │ │ andcs pc, r1, r3, lsl #17 │ │ │ │ stcvs 13, cr11, [r3], #64 @ 0x40 │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ @ instruction: 0xf7e24620 │ │ │ │ andcs pc, r0, sp, lsr fp @ │ │ │ │ svclt 0x0000bd10 │ │ │ │ andseq r9, pc, lr, lsr #1 │ │ │ │ - andseq r4, r1, r8, lsl r1 │ │ │ │ + andseq r4, r1, r4, lsl r1 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec197e4 <__bss_end__@@Base+0xfe914030> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strmi r0, [r4], -r0, ror #31 │ │ │ │ stmdami fp, {r1, r9, sl, lr}^ │ │ │ │ blmi 1393e28 <__bss_end__@@Base+0x108e674> │ │ │ │ ldrbtmi fp, [r8], #-131 @ 0xffffff7d │ │ │ │ @@ -176257,20 +176257,20 @@ │ │ │ │ stmdals r0, {r0, r1, r2, r3, r4, r5, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xd1a62800 │ │ │ │ @ instruction: 0xf752e7bd │ │ │ │ svclt 0x0000ef8e │ │ │ │ andseq r7, lr, sl, lsr #21 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r9, pc, r2, rrx │ │ │ │ - ldrsheq r4, [r1], -lr │ │ │ │ + ldrsheq r4, [r1], -sl │ │ │ │ andseq r8, pc, sl, ror #31 │ │ │ │ - ldrheq r4, [r1], -r4 @ │ │ │ │ + ldrheq r4, [r1], -r0 │ │ │ │ andseq r7, lr, sl, lsl #20 │ │ │ │ andseq r7, lr, r2, ror #19 │ │ │ │ - andseq r4, r1, r2, rrx │ │ │ │ + andseq r4, r1, lr, asr r0 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00a8f8cc │ │ │ │ ldrbcs pc, [r0, #2271] @ 0x8df @ │ │ │ │ @ instruction: 0xf8dfb08f │ │ │ │ @ instruction: 0x460435d0 │ │ │ │ @@ -176645,29 +176645,29 @@ │ │ │ │ @ instruction: 0xf7e14620 │ │ │ │ @ instruction: 0xe7c4fc35 │ │ │ │ andseq r7, lr, r4, asr #18 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r7, lr, lr, lsr r9 │ │ │ │ andseq r7, lr, sl, lsl r9 │ │ │ │ andseq r8, pc, r0, asr #29 │ │ │ │ - andseq r3, r1, lr, asr #31 │ │ │ │ + andseq r3, r1, sl, asr #31 │ │ │ │ andseq sl, r0, r4, asr #20 │ │ │ │ andseq r8, pc, r0, lsl #29 │ │ │ │ - @ instruction: 0x00113fba │ │ │ │ + @ instruction: 0x00113fb6 │ │ │ │ andseq sp, r0, ip, asr #3 │ │ │ │ andeq r0, r0, r8, asr sp │ │ │ │ andeq r0, r0, r8, ror #12 │ │ │ │ @ instruction: 0xfffffab9 │ │ │ │ andseq r7, lr, lr, lsr #8 │ │ │ │ andseq r8, pc, lr, asr #19 │ │ │ │ - mulseq r1, r8, sl │ │ │ │ + mulseq r1, r4, sl │ │ │ │ andseq r7, lr, lr, ror #7 │ │ │ │ andseq r7, lr, sl, asr #7 │ │ │ │ andseq r8, pc, r2, ror r9 @ │ │ │ │ - @ instruction: 0x00113ab8 │ │ │ │ + @ instruction: 0x00113ab4 │ │ │ │ stmiblt fp, {r0, r1, r7, sl, fp, sp, lr} │ │ │ │ @ instruction: 0xf8d0b410 │ │ │ │ cmnlt ip, ip, ror r1 │ │ │ │ ldrdcs pc, [r0, r0] │ │ │ │ addsmi lr, ip, #1 │ │ │ │ bvc 536db4 <__bss_end__@@Base+0x231600> │ │ │ │ andcc r3, ip, #67108864 @ 0x4000000 │ │ │ │ @@ -176850,28 +176850,28 @@ │ │ │ │ @ instruction: 0xf0cbe728 │ │ │ │ ldrb pc, [ip, -fp, lsr #23]! @ │ │ │ │ b ffc00da4 <__bss_end__@@Base+0xff8fb5f0> │ │ │ │ andseq r7, lr, r2, ror #5 │ │ │ │ @ instruction: 0x001e72dc │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r8, pc, r2, ror #16 │ │ │ │ - andseq r3, r1, r4, lsr sl │ │ │ │ + andseq r3, r1, r0, lsr sl │ │ │ │ mulseq lr, r0, r2 │ │ │ │ andeq r0, r0, r8, lsl #13 │ │ │ │ andseq r8, pc, r4, ror #15 │ │ │ │ - @ instruction: 0x001139fa │ │ │ │ + @ instruction: 0x001139f6 │ │ │ │ @ instruction: 0x001f87b2 │ │ │ │ - andseq r3, r1, r4, lsl r9 │ │ │ │ + andseq r3, r1, r0, lsl r9 │ │ │ │ andseq r8, pc, r4, lsl #15 │ │ │ │ - andseq r3, r1, lr, asr #16 │ │ │ │ + andseq r3, r1, sl, asr #16 │ │ │ │ andseq r8, pc, r4, ror #14 │ │ │ │ - andseq r3, r1, r2, asr r9 │ │ │ │ + andseq r3, r1, lr, asr #18 │ │ │ │ andseq r8, pc, sl, lsr r7 @ │ │ │ │ - @ instruction: 0x001138fc │ │ │ │ - andseq r3, r1, r6, lsr #15 │ │ │ │ + @ instruction: 0x001138f8 │ │ │ │ + andseq r3, r1, r2, lsr #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec1a2ac <__bss_end__@@Base+0xfe914af8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff8 │ │ │ │ orrsvc pc, lr, r0, lsl #10 │ │ │ │ teqpeq r8, r0 @ @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf8d36803 │ │ │ │ @@ -176898,17 +176898,17 @@ │ │ │ │ ldrbtmi r2, [r9], #-316 @ 0xfffffec4 │ │ │ │ subsvc pc, r2, r0, lsl #10 │ │ │ │ blx ff5ff500 <__bss_end__@@Base+0xff2f9d4c> │ │ │ │ @ instruction: 0x4620e7d3 │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ mcrlt 7, 2, pc, cr0, cr15, {7} @ │ │ │ │ mulseq pc, r2, r5 @ │ │ │ │ - andseq r3, r1, ip, asr #15 │ │ │ │ + andseq r3, r1, r8, asr #15 │ │ │ │ andseq r8, pc, r4, asr r5 @ │ │ │ │ - andseq r3, r1, lr, ror r7 │ │ │ │ + andseq r3, r1, sl, ror r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec1a340 <__bss_end__@@Base+0xfe914b8c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0fd8 │ │ │ │ strmi ip, [ip], -r0, rrx │ │ │ │ addlt r4, r7, r7, lsl fp │ │ │ │ @ instruction: 0x460544fc │ │ │ │ @@ -177021,21 +177021,21 @@ │ │ │ │ ldrbtmi r3, [r8], #-972 @ 0xfffffc34 │ │ │ │ stmib ip, {r1, r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ andseq r6, lr, r8, asr lr │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r6, lr, r0, asr lr │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ andseq r8, pc, r0, ror #7 │ │ │ │ - andseq r3, r1, r6, asr r6 │ │ │ │ + andseq r3, r1, r2, asr r6 │ │ │ │ andseq r6, lr, r0, lsl lr │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xffffe7b7 │ │ │ │ - andseq r4, r2, ip, lsl sp │ │ │ │ - andseq r3, r1, r2, ror #3 │ │ │ │ - @ instruction: 0x001135be │ │ │ │ + andseq r4, r2, r8, lsl sp │ │ │ │ + @ instruction: 0x001131de │ │ │ │ + @ instruction: 0x001135ba │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00a8f8cc │ │ │ │ ldrmi fp, [r6], -sp, lsl #1 │ │ │ │ ldrmi r4, [sl], sp, lsl #21 │ │ │ │ strmi r4, [sp], -sp, lsl #25 │ │ │ │ @@ -177179,21 +177179,21 @@ │ │ │ │ mvncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7524478 │ │ │ │ svclt 0x0000e850 │ │ │ │ andseq r6, lr, lr, asr #26 │ │ │ │ andseq r6, lr, ip, asr #26 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r6, lr, r6, ror ip │ │ │ │ - @ instruction: 0x0011f7fe │ │ │ │ + @ instruction: 0x0011f7fa │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ andseq r8, pc, r4, ror #2 │ │ │ │ - andseq r3, r1, r6, lsl #8 │ │ │ │ - andseq r4, r2, r2, lsr #21 │ │ │ │ - andseq r2, r1, r8, ror #30 │ │ │ │ - andseq r3, r1, r4, asr #6 │ │ │ │ + andseq r3, r1, r2, lsl #8 │ │ │ │ + mulseq r2, lr, sl │ │ │ │ + andseq r2, r1, r4, ror #30 │ │ │ │ + andseq r3, r1, r0, asr #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec1a7b4 <__bss_end__@@Base+0xfe915000> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x460c0ff0 │ │ │ │ @ instruction: 0xf04e4615 │ │ │ │ @ instruction: 0x462afcd5 │ │ │ │ pop {r0, r5, r9, sl, lr} │ │ │ │ @@ -177207,16 +177207,16 @@ │ │ │ │ blmi 272a08 │ │ │ │ adcvc pc, r5, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrvc pc, r2, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7524478 │ │ │ │ svclt 0x0000e810 │ │ │ │ - andseq r4, r2, r4, lsr #20 │ │ │ │ - andseq r2, r1, sl, ror #29 │ │ │ │ + andseq r4, r2, r0, lsr #20 │ │ │ │ + andseq r2, r1, r6, ror #29 │ │ │ │ andseq fp, r0, r4, asr #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fec1a814 <__bss_end__@@Base+0xfe915060> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf04e0ff8 │ │ │ │ tstplt r0, r7, lsr #25 @ p-variant is OBSOLETE │ │ │ │ ldrdeq pc, [r4, #-128]! @ 0xffffff80 │ │ │ │ @@ -177231,64 +177231,64 @@ │ │ │ │ blmi 272a68 │ │ │ │ sbcsvc pc, sp, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrvc pc, ip, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7514478 │ │ │ │ svclt 0x0000efe0 │ │ │ │ - andseq r4, r2, r4, asr #19 │ │ │ │ - andseq r2, r1, sl, lsl #29 │ │ │ │ + andseq r4, r2, r0, asr #19 │ │ │ │ + andseq r2, r1, r6, lsl #29 │ │ │ │ andseq fp, r0, r4, ror #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fec1a874 <__bss_end__@@Base+0xfe9150c0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf04e0ff8 │ │ │ │ tstplt r0, r7, ror ip @ p-variant is OBSOLETE │ │ │ │ eoreq pc, r0, #208, 16 @ 0xd00000 │ │ │ │ blmi 272aa8 │ │ │ │ rscvc pc, ip, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrsvc pc, r6, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7514478 │ │ │ │ svclt 0x0000efc0 │ │ │ │ - andseq r4, r2, r4, lsl #19 │ │ │ │ - andseq r2, r1, sl, asr #28 │ │ │ │ + andseq r4, r2, r0, lsl #19 │ │ │ │ + andseq r2, r1, r6, asr #28 │ │ │ │ andseq fp, r0, r4, lsr #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fec1a8b4 <__bss_end__@@Base+0xfe915100> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf04e0ff8 │ │ │ │ tstplt r0, r7, asr ip @ p-variant is OBSOLETE │ │ │ │ ldrdeq pc, [r8, #-128] @ 0xffffff80 │ │ │ │ blmi 272ae8 │ │ │ │ rscsvc pc, fp, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrsvc pc, lr, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7514478 │ │ │ │ svclt 0x0000efa0 │ │ │ │ - andseq r4, r2, r4, asr #18 │ │ │ │ - andseq r2, r1, sl, lsl #28 │ │ │ │ + andseq r4, r2, r0, asr #18 │ │ │ │ + andseq r2, r1, r6, lsl #28 │ │ │ │ andseq fp, r0, r4, ror #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fec1a8f4 <__bss_end__@@Base+0xfe915140> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf04e0ff8 │ │ │ │ tstplt r0, r7, lsr ip @ p-variant is OBSOLETE │ │ │ │ ldrdeq pc, [ip, #-128] @ 0xffffff80 │ │ │ │ blmi 272b28 │ │ │ │ andeq pc, sl, #64, 12 @ 0x4000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0x73a8f503 │ │ │ │ @ instruction: 0xf7514478 │ │ │ │ svclt 0x0000ef80 │ │ │ │ - andseq r4, r2, r4, lsl #18 │ │ │ │ - andseq r2, r1, sl, asr #27 │ │ │ │ + andseq r4, r2, r0, lsl #18 │ │ │ │ + andseq r2, r1, r6, asr #27 │ │ │ │ andseq fp, r0, r4, lsr #24 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e8f8cc │ │ │ │ strmi r4, [r8], r5, lsl #12 │ │ │ │ @ instruction: 0x461e4617 │ │ │ │ @@ -177320,16 +177320,16 @@ │ │ │ │ blx 881736 <__bss_end__@@Base+0x57bf82> │ │ │ │ andlt fp, r2, r8, lsl #18 │ │ │ │ andls fp, r1, r0, lsr #26 │ │ │ │ @ instruction: 0xf946f7f9 │ │ │ │ andlt r9, r2, r1, lsl #16 │ │ │ │ svclt 0x0000bd20 │ │ │ │ andseq r5, lr, sl, ror #10 │ │ │ │ - mulseq r1, r0, r1 │ │ │ │ - mulseq r1, sl, r1 │ │ │ │ + andseq r3, r1, ip, lsl #3 │ │ │ │ + mulseq r1, r6, r1 │ │ │ │ ldrlt fp, [r8, #-816]! @ 0xfffffcd0 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f0f8cc │ │ │ │ and r4, r5, r4, lsl #12 │ │ │ │ strtmi r6, [r0], -r5, ror #19 │ │ │ │ ldm ip, {r1, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @@ -177661,15 +177661,15 @@ │ │ │ │ andeq r0, r0, r4, asr lr │ │ │ │ andeq r0, r0, ip, asr #28 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsr #30 │ │ │ │ andeq r0, r0, r0, lsl #14 │ │ │ │ andeq r0, r0, ip, lsr #15 │ │ │ │ - andseq r2, r1, sl, lsl #29 │ │ │ │ + andseq r2, r1, r6, lsl #29 │ │ │ │ andeq r0, r0, ip, asr r9 │ │ │ │ andeq r0, r0, r8, ror #20 │ │ │ │ andeq r0, r0, r8, ror #24 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r8, lsr #19 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec1af38 <__bss_end__@@Base+0xfe915784> │ │ │ │ @@ -177696,19 +177696,19 @@ │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7514478 │ │ │ │ blmi 2beeac │ │ │ │ stmdbmi r7, {r2, r3, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2055 @ 0xfffff7f9 │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [ip], #-324 @ 0xfffffebc │ │ │ │ - andseq r4, r2, r6, lsr #9 │ │ │ │ - andseq r2, r1, r8, asr #23 │ │ │ │ - andseq r2, r1, r8, ror #23 │ │ │ │ - mulseq r2, r2, r4 │ │ │ │ - @ instruction: 0x00112bb4 │ │ │ │ + andseq r4, r2, r2, lsr #9 │ │ │ │ + andseq r2, r1, r4, asr #23 │ │ │ │ + andseq r2, r1, r4, ror #23 │ │ │ │ + andseq r4, r2, lr, lsl #9 │ │ │ │ + @ instruction: 0x00112bb0 │ │ │ │ mulseq r0, lr, r5 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b8f8cc │ │ │ │ ldrsbge pc, [r0, #-143]! @ 0xffffff71 @ │ │ │ │ ldrbtmi fp, [sl], #137 @ 0x89 │ │ │ │ @@ -177802,26 +177802,26 @@ │ │ │ │ ldmdami r2, {r0, r4, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-808 @ 0xfffffcd8 │ │ │ │ bl 1c81c84 <__bss_end__@@Base+0x197c4d0> │ │ │ │ andseq r6, lr, lr, asr #5 │ │ │ │ andseq r7, pc, r8, lsr #24 │ │ │ │ andseq r7, pc, r4, lsr #24 │ │ │ │ - andseq r2, r1, r4, ror fp │ │ │ │ + andseq r2, r1, r0, ror fp │ │ │ │ andseq r7, pc, r6, lsl #24 │ │ │ │ - andseq r2, r1, r0, asr #23 │ │ │ │ - andseq r2, r1, ip, asr #23 │ │ │ │ + @ instruction: 0x00112bbc │ │ │ │ + andseq r2, r1, r8, asr #23 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - andseq r2, r1, r4, lsl #22 │ │ │ │ + andseq r2, r1, r0, lsl #22 │ │ │ │ andseq r7, pc, r0, lsr fp @ │ │ │ │ - @ instruction: 0x00112ab2 │ │ │ │ + andseq r2, r1, lr, lsr #21 │ │ │ │ andseq r7, pc, r0, lsl fp @ │ │ │ │ - andseq r2, r1, sl, lsl #21 │ │ │ │ - @ instruction: 0x001242f8 │ │ │ │ - andseq r2, r1, sl, lsl sl │ │ │ │ + andseq r2, r1, r6, lsl #21 │ │ │ │ + @ instruction: 0x001242f4 │ │ │ │ + andseq r2, r1, r6, lsl sl │ │ │ │ andseq fp, r0, r2, lsl #8 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b0f8cc │ │ │ │ addlt r4, fp, r8, lsl #19 │ │ │ │ strmi r4, [r0], r8, lsl #21 │ │ │ │ @@ -177965,17 +177965,17 @@ │ │ │ │ andseq r6, lr, r2, lsl #2 │ │ │ │ andeq r0, r0, ip, ror #27 │ │ │ │ andeq r0, r0, ip, asr #25 │ │ │ │ andeq r0, r0, r0, ror #12 │ │ │ │ andseq r6, lr, lr, lsl r0 │ │ │ │ andeq r0, r0, r4, ror #13 │ │ │ │ andeq r0, r0, r0, asr #24 │ │ │ │ - mulseq r2, r2, r0 │ │ │ │ - @ instruction: 0x001127b4 │ │ │ │ - andseq r2, r1, r0, ror #16 │ │ │ │ + andseq r4, r2, lr, lsl #1 │ │ │ │ + @ instruction: 0x001127b0 │ │ │ │ + andseq r2, r1, ip, asr r8 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e0f8cc │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0x460e80d6 │ │ │ │ ldrmi fp, [r0], r1, asr #6 │ │ │ │ @@ -178097,23 +178097,23 @@ │ │ │ │ @ instruction: 0xf7514478 │ │ │ │ blmi 3be86c <__bss_end__@@Base+0xb90b8> │ │ │ │ sbccs pc, r7, #64, 4 │ │ │ │ stmdami fp, {r1, r3, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-856 @ 0xfffffca8 │ │ │ │ ldmdb sl, {r0, r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - andseq r3, r2, ip, ror lr │ │ │ │ - mulseq r1, lr, r5 │ │ │ │ + andseq r3, r2, r8, ror lr │ │ │ │ + mulseq r1, sl, r5 │ │ │ │ andseq sl, r0, r6, lsl #31 │ │ │ │ - andseq r3, r2, r6, ror #28 │ │ │ │ - andseq r2, r1, r8, lsl #11 │ │ │ │ - andseq r2, r1, ip, asr #12 │ │ │ │ - andseq r3, r2, r0, asr lr │ │ │ │ - andseq r2, r1, r2, ror r5 │ │ │ │ - andseq r2, r1, sl, lsr #12 │ │ │ │ + andseq r3, r2, r2, ror #28 │ │ │ │ + andseq r2, r1, r4, lsl #11 │ │ │ │ + andseq r2, r1, r8, asr #12 │ │ │ │ + andseq r3, r2, ip, asr #28 │ │ │ │ + andseq r2, r1, lr, ror #10 │ │ │ │ + andseq r2, r1, r6, lsr #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec1b614 <__bss_end__@@Base+0xfe915e60> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi f083bc <__bss_end__@@Base+0xc02c08> │ │ │ │ blmi f3062c <__bss_end__@@Base+0xc2ae78> │ │ │ │ ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ ldmpl r3, {r0, r2, r3, r9, sl, lr}^ │ │ │ │ @@ -178275,17 +178275,17 @@ │ │ │ │ @ instruction: 0x001e5ade │ │ │ │ muleq r0, r0, ip │ │ │ │ @ instruction: 0xffffff83 │ │ │ │ andseq r5, lr, lr, ror #20 │ │ │ │ andseq r5, lr, r6, asr sl │ │ │ │ andseq r6, r0, r6, ror #26 │ │ │ │ andseq r7, pc, r4, lsr r4 @ │ │ │ │ - andseq r3, r2, ip, lsl ip │ │ │ │ - andseq r2, r1, r2, lsr #7 │ │ │ │ - andseq r1, r1, r8, asr #4 │ │ │ │ + andseq r3, r2, r8, lsl ip │ │ │ │ + mulseq r1, lr, r3 │ │ │ │ + andseq r1, r1, r4, asr #4 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec1b8c4 <__bss_end__@@Base+0xfe916110> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8d00fe8 │ │ │ │ addlt r3, r2, r4, ror #2 │ │ │ │ strmi r4, [r4], -fp, lsr #20 │ │ │ │ subvs pc, r0, #208, 16 @ 0xd00000 │ │ │ │ @@ -178381,23 +178381,23 @@ │ │ │ │ stmdami lr, {r0, r2, r3, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-812 @ 0xfffffcd4 │ │ │ │ mcr 7, 7, pc, cr8, cr0, {2} @ │ │ │ │ andseq r5, lr, r2, lsl #18 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x001e58b8 │ │ │ │ - andseq r3, r2, ip, lsl #21 │ │ │ │ - andseq r2, r1, r2, lsl r2 │ │ │ │ - andseq r2, r1, r2, lsr r2 │ │ │ │ - andseq r3, r2, r2, ror sl │ │ │ │ - @ instruction: 0x001121f8 │ │ │ │ - andseq r1, r1, r0, lsr #12 │ │ │ │ - andseq r3, r2, ip, asr sl │ │ │ │ - andseq r2, r1, r2, ror #3 │ │ │ │ - andseq r2, r1, r2, lsl #4 │ │ │ │ + andseq r3, r2, r8, lsl #21 │ │ │ │ + andseq r2, r1, lr, lsl #4 │ │ │ │ + andseq r2, r1, lr, lsr #4 │ │ │ │ + andseq r3, r2, lr, ror #20 │ │ │ │ + @ instruction: 0x001121f4 │ │ │ │ + andseq r1, r1, ip, lsl r6 │ │ │ │ + andseq r3, r2, r8, asr sl │ │ │ │ + @ instruction: 0x001121de │ │ │ │ + @ instruction: 0x001121fe │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec1ba84 <__bss_end__@@Base+0xfe9162d0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi cc87cc <__bss_end__@@Base+0x9c3018> │ │ │ │ blmi cd60a0 <__bss_end__@@Base+0x9d08ec> │ │ │ │ ldrbtmi fp, [sl], #-138 @ 0xffffff76 │ │ │ │ ldmpl r3, {fp, sp, lr}^ │ │ │ │ @@ -178446,17 +178446,17 @@ │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-812 @ 0xfffffcd4 │ │ │ │ mcr 7, 3, pc, cr8, cr0, {2} @ │ │ │ │ andseq r5, lr, lr, lsl #16 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r5, lr, r8, ror #15 │ │ │ │ @ instruction: 0x001e57b0 │ │ │ │ - andseq r3, r2, ip, asr r9 │ │ │ │ - andseq r2, r1, r2, ror #1 │ │ │ │ - andseq r1, r1, sl, lsl #10 │ │ │ │ + andseq r3, r2, r8, asr r9 │ │ │ │ + ldrsbeq r2, [r1], -lr │ │ │ │ + andseq r1, r1, r6, lsl #10 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b8f8cc │ │ │ │ strmi r4, [r4], -r8, asr #26 │ │ │ │ addlt r4, ip, r8, asr #16 │ │ │ │ @ instruction: 0x4616447d │ │ │ │ @@ -178529,17 +178529,17 @@ │ │ │ │ stmdami r8, {r0, r1, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-832 @ 0xfffffcc0 │ │ │ │ stcl 7, cr15, [r0, #320] @ 0x140 │ │ │ │ andseq r5, lr, r0, lsr #14 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x001e56d8 │ │ │ │ - andseq r3, r2, ip, lsl #16 │ │ │ │ - mulseq r1, r2, pc @ │ │ │ │ - andseq r1, r1, lr, asr #31 │ │ │ │ + andseq r3, r2, r8, lsl #16 │ │ │ │ + andseq r1, r1, lr, lsl #31 │ │ │ │ + andseq r1, r1, sl, asr #31 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec1bcbc <__bss_end__@@Base+0xfe916508> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46160fd0 │ │ │ │ @ instruction: 0x461f4a55 │ │ │ │ ldrbtmi r4, [sl], #-2901 @ 0xfffff4ab │ │ │ │ strmi fp, [r4], -r7, lsl #1 │ │ │ │ @@ -178625,20 +178625,20 @@ │ │ │ │ ldrbtmi r4, [fp], #-2059 @ 0xfffff7f5 │ │ │ │ cmpcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7504478 │ │ │ │ svclt 0x0000ed02 │ │ │ │ @ instruction: 0x001e55d6 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r5, lr, r8, lsl #11 │ │ │ │ - andseq r3, r2, r8, lsr #13 │ │ │ │ - andseq r1, r1, lr, lsr #28 │ │ │ │ - andseq r1, r1, r6, lsr #29 │ │ │ │ - andseq r3, r2, lr, lsl #13 │ │ │ │ - andseq r1, r1, r4, lsl lr │ │ │ │ - andseq r1, r1, ip, ror #28 │ │ │ │ + andseq r3, r2, r4, lsr #13 │ │ │ │ + andseq r1, r1, sl, lsr #28 │ │ │ │ + andseq r1, r1, r2, lsr #29 │ │ │ │ + andseq r3, r2, sl, lsl #13 │ │ │ │ + andseq r1, r1, r0, lsl lr │ │ │ │ + andseq r1, r1, r8, ror #28 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ blhi 180100 │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0078f8cc │ │ │ │ @ instruction: 0x461eb097 │ │ │ │ blcc 1502fd8 <__bss_end__@@Base+0x11fd824> │ │ │ │ @@ -179383,56 +179383,56 @@ │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ eoreq sl, r0, r6, asr r5 │ │ │ │ eoreq sl, r0, r8, asr #10 │ │ │ │ strdeq sl, [r0], -ip @ │ │ │ │ strhteq sl, [r0], -lr │ │ │ │ eoreq sl, r0, r0, lsl #9 │ │ │ │ andseq r6, pc, ip, lsr r9 @ │ │ │ │ - andseq r2, r1, r2, lsr #18 │ │ │ │ + andseq r2, r1, lr, lsl r9 │ │ │ │ eoreq sl, r0, ip, lsl r4 │ │ │ │ andeq r0, r0, r0, ror sp │ │ │ │ mlaeq r0, r8, r3, sl │ │ │ │ - mulseq r1, ip, r8 │ │ │ │ + mulseq r1, r8, r8 │ │ │ │ eoreq sl, r0, r4, lsl #5 │ │ │ │ eoreq sl, r0, r6, asr r2 │ │ │ │ eoreq sl, r0, r2, lsl r2 │ │ │ │ muleq r0, r0, ip │ │ │ │ @ instruction: 0xfffff1e5 │ │ │ │ eoreq sl, r0, r2, asr #3 │ │ │ │ - andseq r1, r1, r0, lsr #15 │ │ │ │ + mulseq r1, ip, r7 │ │ │ │ eoreq sl, r0, r4, lsl #3 │ │ │ │ - andseq r1, r1, sl, lsr r7 │ │ │ │ + andseq r1, r1, r6, lsr r7 │ │ │ │ andeq r0, r0, r8, ror #12 │ │ │ │ @ instruction: 0x00000eb8 │ │ │ │ eoreq sl, r0, r0, asr #2 │ │ │ │ - andseq r1, r1, r6, ror #14 │ │ │ │ + andseq r1, r1, r2, ror #14 │ │ │ │ eoreq sl, r0, lr, lsr #2 │ │ │ │ eoreq sl, r0, r2, lsr #2 │ │ │ │ - andseq r1, r1, r4, asr #14 │ │ │ │ + andseq r1, r1, r0, asr #14 │ │ │ │ eoreq sl, r0, sl, lsl #2 │ │ │ │ - andseq r1, r1, ip, asr #13 │ │ │ │ + andseq r1, r1, r8, asr #13 │ │ │ │ ldrdeq sl, [r0], -r8 @ │ │ │ │ - andseq r1, r1, sl, lsr #13 │ │ │ │ - @ instruction: 0x001116d6 │ │ │ │ + andseq r1, r1, r6, lsr #13 │ │ │ │ + @ instruction: 0x001116d2 │ │ │ │ strhteq sl, [r0], -r6 │ │ │ │ eoreq sl, r0, lr, asr #32 │ │ │ │ eoreq sl, r0, r8, lsr #32 │ │ │ │ strdeq r9, [r0], -sl @ │ │ │ │ strhteq r9, [r0], -r6 │ │ │ │ eoreq r9, r0, r2, ror pc │ │ │ │ eoreq r9, r0, r8, asr pc │ │ │ │ ldrdeq r9, [r0], -r4 @ │ │ │ │ eoreq r9, r0, r8, asr #29 │ │ │ │ strhteq r9, [r0], -r4 │ │ │ │ - andseq r1, r1, sl, ror #9 │ │ │ │ + andseq r1, r1, r6, ror #9 │ │ │ │ mlaeq r0, lr, lr, r9 │ │ │ │ eoreq r9, r0, r4, ror #28 │ │ │ │ - andseq r1, r1, r2, lsr #8 │ │ │ │ + andseq r1, r1, lr, lsl r4 │ │ │ │ eoreq r9, r0, lr, lsr #28 │ │ │ │ - andseq r1, r1, r0, lsl r4 │ │ │ │ + andseq r1, r1, ip, lsl #8 │ │ │ │ @ instruction: 0x8014f8dd │ │ │ │ stmdals r6, {r0, r1, r5, r8, sl, fp, ip} │ │ │ │ movwls r4, #1586 @ 0x632 │ │ │ │ strbmi r4, [fp], -r1, asr #12 │ │ │ │ blx 1001a3c <__bss_end__@@Base+0xcfc288> │ │ │ │ stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ addshi pc, r5, r0, asr #32 │ │ │ │ @@ -179669,43 +179669,43 @@ │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ muleq r0, r8, r7 │ │ │ │ ldrdeq r9, [r0], -lr @ │ │ │ │ ldrdeq r9, [r0], -r0 @ │ │ │ │ eoreq r9, r0, ip, lsr #23 │ │ │ │ eoreq r9, r0, r0, ror fp │ │ │ │ andseq r6, pc, r6, lsr r0 @ │ │ │ │ - andseq r2, r1, sl, lsl r0 │ │ │ │ + andseq r2, r1, r6, lsl r0 │ │ │ │ eoreq r9, r0, r0, lsr #22 │ │ │ │ - @ instruction: 0x00111ff2 │ │ │ │ + andseq r1, r1, lr, ror #31 │ │ │ │ strdeq r9, [r0], -ip @ │ │ │ │ strdeq r9, [r0], -r2 @ │ │ │ │ ldrdeq r9, [r0], -r6 @ │ │ │ │ eoreq r9, r0, r4, asr #21 │ │ │ │ eoreq r9, r0, sl, lsl #21 │ │ │ │ eoreq r9, r0, r2, ror #20 │ │ │ │ eoreq r9, r0, r8, asr sl │ │ │ │ - andseq r2, r2, r6, lsr #14 │ │ │ │ - andseq r0, r1, ip, lsr #29 │ │ │ │ - andseq r0, r1, r0, ror #31 │ │ │ │ - andseq r2, r2, r0, lsl r7 │ │ │ │ - mulseq r1, r6, lr │ │ │ │ - andseq r0, r1, r2, asr #30 │ │ │ │ + andseq r2, r2, r2, lsr #14 │ │ │ │ + andseq r0, r1, r8, lsr #29 │ │ │ │ + @ instruction: 0x00110fdc │ │ │ │ + andseq r2, r2, ip, lsl #14 │ │ │ │ + mulseq r1, r2, lr │ │ │ │ + andseq r0, r1, lr, lsr pc │ │ │ │ eoreq r9, r0, lr, lsl #20 │ │ │ │ - andseq r1, r1, r8, asr #32 │ │ │ │ - andseq r1, r1, r8, lsr #32 │ │ │ │ - andseq r2, r2, r6, lsl #13 │ │ │ │ - andseq r0, r1, ip, lsl #28 │ │ │ │ - andseq r0, r1, r4, lsr #29 │ │ │ │ - andseq r2, r2, r0, ror r6 │ │ │ │ - @ instruction: 0x00110df6 │ │ │ │ - andseq r0, r1, r6, lsl pc │ │ │ │ + andseq r1, r1, r4, asr #32 │ │ │ │ + andseq r1, r1, r4, lsr #32 │ │ │ │ + andseq r2, r2, r2, lsl #13 │ │ │ │ + andseq r0, r1, r8, lsl #28 │ │ │ │ + andseq r0, r1, r0, lsr #29 │ │ │ │ + andseq r2, r2, ip, ror #12 │ │ │ │ + @ instruction: 0x00110df2 │ │ │ │ + andseq r0, r1, r2, lsl pc │ │ │ │ eoreq r9, r0, lr, ror r9 │ │ │ │ - andseq r2, r2, r0, asr r6 │ │ │ │ - @ instruction: 0x00110dd6 │ │ │ │ - andseq r0, r1, r2, asr #31 │ │ │ │ + andseq r2, r2, ip, asr #12 │ │ │ │ + @ instruction: 0x00110dd2 │ │ │ │ + @ instruction: 0x00110fbe │ │ │ │ svclt 0x00a8f7fe │ │ │ │ andeq r0, r0, r0 │ │ │ │ teqlt r0, #3145728 @ 0x300000 │ │ │ │ andcs r1, r0, sl, lsl #29 │ │ │ │ andeq pc, r2, #34 @ 0x22 │ │ │ │ ldrtlt r3, [r0], #-2307 @ 0xfffff6fd │ │ │ │ stmdbcs r1, {r1, r7, r8, ip, sp, pc} │ │ │ │ @@ -179932,17 +179932,17 @@ │ │ │ │ svclt 0x0000ead2 │ │ │ │ andseq r4, lr, r4, ror #4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r2, lr, r2, lsr #30 │ │ │ │ andseq r2, lr, r8, lsl #30 │ │ │ │ andseq r2, lr, r6, asr #29 │ │ │ │ andseq r4, lr, r0, lsr r1 │ │ │ │ - andseq r2, r2, r8, lsl #6 │ │ │ │ - andseq r0, r1, lr, asr #23 │ │ │ │ - @ instruction: 0x00119db0 │ │ │ │ + andseq r2, r2, r4, lsl #6 │ │ │ │ + andseq r0, r1, sl, asr #23 │ │ │ │ + andseq r9, r1, ip, lsr #27 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ bmi ff157908 <__bss_end__@@Base+0xfee52154> │ │ │ │ strmi r4, [r6], -r2, asr #23 │ │ │ │ stmdbvs r8, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ @@ -180137,23 +180137,23 @@ │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-788 @ 0xfffffcec │ │ │ │ ldmdb r2!, {r0, r1, r2, r3, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldrb r9, [ip, -r1, lsl #20] │ │ │ │ andseq r3, lr, r8, ror #31 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r3, lr, r2, asr pc │ │ │ │ - @ instruction: 0x001221f2 │ │ │ │ - andseq r0, r1, r0, ror #21 │ │ │ │ - andseq r0, r1, ip, asr #22 │ │ │ │ - andseq r2, r2, sl, lsl r0 │ │ │ │ - andseq r0, r1, r8, lsl #18 │ │ │ │ - andseq r0, r1, r4, lsr #18 │ │ │ │ - andseq r1, r2, ip, asr #31 │ │ │ │ - @ instruction: 0x001108ba │ │ │ │ - andseq r0, r1, r2, ror #17 │ │ │ │ + andseq r2, r2, lr, ror #3 │ │ │ │ + @ instruction: 0x00110adc │ │ │ │ + andseq r0, r1, r8, asr #22 │ │ │ │ + andseq r2, r2, r6, lsl r0 │ │ │ │ + andseq r0, r1, r4, lsl #18 │ │ │ │ + andseq r0, r1, r0, lsr #18 │ │ │ │ + andseq r1, r2, r8, asr #31 │ │ │ │ + @ instruction: 0x001108b6 │ │ │ │ + @ instruction: 0x001108de │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e8f8cc │ │ │ │ @ instruction: 0xf8d04607 │ │ │ │ stmdacs r0, {r2, r8} │ │ │ │ adcshi pc, r0, r0 │ │ │ │ @@ -180246,17 +180246,17 @@ │ │ │ │ addsmi r3, r3, #1879048192 @ 0x70000000 │ │ │ │ @ instruction: 0xe7d8dcd7 │ │ │ │ addcs r4, fp, #4, 22 @ 0x1000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-816 @ 0xfffffcd0 │ │ │ │ ldmda r0, {r0, r1, r2, r3, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - andseq r1, r2, r8, lsl #28 │ │ │ │ - @ instruction: 0x001106f6 │ │ │ │ - @ instruction: 0x001105d2 │ │ │ │ + andseq r1, r2, r4, lsl #28 │ │ │ │ + @ instruction: 0x001106f2 │ │ │ │ + andseq r0, r1, lr, asr #11 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e0f8cc │ │ │ │ ldrmi r6, [pc], -r5, lsl #30 │ │ │ │ @ instruction: 0xf8dd4604 │ │ │ │ mvnmi r9, #32 │ │ │ │ @@ -180397,23 +180397,23 @@ │ │ │ │ @ instruction: 0xf74e4478 │ │ │ │ blmi 3c247c <__bss_end__@@Base+0xbccc8> │ │ │ │ rscseq pc, pc, #64, 12 @ 0x4000000 │ │ │ │ stmdami fp, {r1, r3, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-848 @ 0xfffffcb0 │ │ │ │ svc 0x0022f74e │ │ │ │ - andseq r1, r2, sl, ror #23 │ │ │ │ - @ instruction: 0x001104d8 │ │ │ │ - andseq r0, r1, r0, ror #10 │ │ │ │ - andseq r1, r2, r2, asr #23 │ │ │ │ - @ instruction: 0x001104b0 │ │ │ │ - andseq r0, r1, r0, lsr r5 │ │ │ │ - andseq r1, r2, ip, lsr #23 │ │ │ │ - mulseq r1, sl, r4 │ │ │ │ - @ instruction: 0x001105da │ │ │ │ + andseq r1, r2, r6, ror #23 │ │ │ │ + @ instruction: 0x001104d4 │ │ │ │ + andseq r0, r1, ip, asr r5 │ │ │ │ + @ instruction: 0x00121bbe │ │ │ │ + andseq r0, r1, ip, lsr #9 │ │ │ │ + andseq r0, r1, ip, lsr #10 │ │ │ │ + andseq r1, r2, r8, lsr #23 │ │ │ │ + mulseq r1, r6, r4 │ │ │ │ + @ instruction: 0x001105d6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec1da04 <__bss_end__@@Base+0xfe918250> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ addlt r0, r5, r0, ror #31 │ │ │ │ movwcs r4, #2630 @ 0xa46 │ │ │ │ stmib sp, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ blmi 121341c <__bss_end__@@Base+0xf0dc68> │ │ │ │ @@ -180484,17 +180484,17 @@ │ │ │ │ ldrbtmi r4, [fp], #-2056 @ 0xfffff7f8 │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf74e4478 │ │ │ │ svclt 0x0000ee7c │ │ │ │ mulseq lr, r0, r8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r3, lr, lr, asr #16 │ │ │ │ - andseq r1, r2, lr, asr sl │ │ │ │ - andseq r0, r1, ip, asr #6 │ │ │ │ - andseq r9, r1, r4, lsl #10 │ │ │ │ + andseq r1, r2, sl, asr sl │ │ │ │ + andseq r0, r1, r8, asr #6 │ │ │ │ + andseq r9, r1, r0, lsl #10 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec1db48 <__bss_end__@@Base+0xfe918394> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldrdlt r0, [r5], r8 │ │ │ │ ldmdami r6!, {r1, r2, r9, sl, lr} │ │ │ │ blmi e50558 <__bss_end__@@Base+0xb4ada4> │ │ │ │ ldrbtmi r4, [r8], #-1549 @ 0xfffff9f3 │ │ │ │ @@ -180625,18 +180625,18 @@ │ │ │ │ sbccc pc, ip, r4, asr #17 │ │ │ │ @ instruction: 0xf74ee797 │ │ │ │ @ instruction: 0xf06fed70 │ │ │ │ ldrmi r4, [r9, #768] @ 0x300 │ │ │ │ bfi sp, r4, #3, #18 │ │ │ │ andseq r3, lr, r0, asr r6 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andseq r0, r1, r8, lsr #6 │ │ │ │ + andseq r0, r1, r4, lsr #6 │ │ │ │ @ instruction: 0x001e35b4 │ │ │ │ - andseq lr, r0, r2, ror #19 │ │ │ │ - @ instruction: 0x0010e9bc │ │ │ │ + @ instruction: 0x0010e9de │ │ │ │ + @ instruction: 0x0010e9b8 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d8f8cc │ │ │ │ addlt r4, r4, r7, asr #20 │ │ │ │ ldrbtmi r4, [sl], #-2887 @ 0xfffff4b9 │ │ │ │ ldrdhi pc, [r0], -r0 │ │ │ │ @@ -180708,17 +180708,17 @@ │ │ │ │ cmncc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf74e4478 │ │ │ │ @ instruction: 0xf74eecbe │ │ │ │ svclt 0x0000ecc8 │ │ │ │ andseq r3, lr, r2, lsl r5 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r3, lr, sl, asr #9 │ │ │ │ - andseq r1, r2, r2, ror #13 │ │ │ │ - @ instruction: 0x0010ffd0 │ │ │ │ - andseq r0, r1, r4, asr #2 │ │ │ │ + @ instruction: 0x001216de │ │ │ │ + andseq pc, r0, ip, asr #31 │ │ │ │ + andseq r0, r1, r0, asr #2 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b8f8cc │ │ │ │ ldrmi r4, [r5], -r9, ror #25 │ │ │ │ addlt r4, r9, r9, ror #21 │ │ │ │ @ instruction: 0x4698447c │ │ │ │ @@ -180952,23 +180952,23 @@ │ │ │ │ ldrbtmi r4, [fp], #-2062 @ 0xfffff7f2 │ │ │ │ orrcc r4, ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf74e4478 │ │ │ │ svclt 0x0000ead4 │ │ │ │ andseq r3, lr, r8, asr #7 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r3, lr, r2, lsr #6 │ │ │ │ - andseq r1, r2, sl, lsr r3 │ │ │ │ - andseq pc, r0, r8, lsr #24 │ │ │ │ - @ instruction: 0x0010fddc │ │ │ │ - andseq r1, r2, r4, lsr #6 │ │ │ │ - andseq pc, r0, r2, lsl ip @ │ │ │ │ - andseq pc, r0, r2, lsl lr @ │ │ │ │ - andseq r1, r2, lr, lsl #6 │ │ │ │ - @ instruction: 0x0010fbfc │ │ │ │ - @ instruction: 0x0010fddc │ │ │ │ + andseq r1, r2, r6, lsr r3 │ │ │ │ + andseq pc, r0, r4, lsr #24 │ │ │ │ + @ instruction: 0x0010fdd8 │ │ │ │ + andseq r1, r2, r0, lsr #6 │ │ │ │ + andseq pc, r0, lr, lsl #24 │ │ │ │ + andseq pc, r0, lr, lsl #28 │ │ │ │ + andseq r1, r2, sl, lsl #6 │ │ │ │ + @ instruction: 0x0010fbf8 │ │ │ │ + @ instruction: 0x0010fdd8 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b0f8cc │ │ │ │ bmi 1f98b04 <__bss_end__@@Base+0x1c93350> │ │ │ │ blmi 1f98938 <__bss_end__@@Base+0x1c93184> │ │ │ │ addlt r4, fp, sl, ror r4 │ │ │ │ @@ -181092,20 +181092,20 @@ │ │ │ │ biccc r4, r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf74e4478 │ │ │ │ @ instruction: 0xf74ee9be │ │ │ │ svclt 0x0000e9c8 │ │ │ │ andseq r2, lr, r0, ror #31 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r2, lr, r2, asr pc │ │ │ │ - ldrsheq r1, [r2], -r8 │ │ │ │ - andseq pc, r0, r6, ror #19 │ │ │ │ - mulseq r1, r2, lr │ │ │ │ - andseq r1, r2, r2, ror #1 │ │ │ │ - @ instruction: 0x0010f9d0 │ │ │ │ - @ instruction: 0x0010fbf4 │ │ │ │ + ldrsheq r1, [r2], -r4 │ │ │ │ + andseq pc, r0, r2, ror #19 │ │ │ │ + andseq r4, r1, lr, lsl #29 │ │ │ │ + ldrsbeq r1, [r2], -lr │ │ │ │ + andseq pc, r0, ip, asr #19 │ │ │ │ + @ instruction: 0x0010fbf0 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec1e4d4 <__bss_end__@@Base+0xfe918d20> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r0, #-896]! @ 0xfffffc80 │ │ │ │ ldmdbmi r0!, {r2, r3, r9, sl, lr} │ │ │ │ ldrbtmi fp, [sp], #-132 @ 0xffffff7c │ │ │ │ ldrmi r5, [sp], -r9, ror #16 │ │ │ │ @@ -181356,36 +181356,36 @@ │ │ │ │ ldrbtmi r4, [fp], #-2062 @ 0xfffff7f2 │ │ │ │ mvncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf74d4478 │ │ │ │ svclt 0x0000efac │ │ │ │ @ instruction: 0x001e2bb8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r2, lr, r2, lsr #21 │ │ │ │ - andseq r0, r2, lr, ror #25 │ │ │ │ - @ instruction: 0x0010f5dc │ │ │ │ - mulseq r0, r0, r8 │ │ │ │ - @ instruction: 0x00120cd4 │ │ │ │ - andseq pc, r0, r2, asr #11 │ │ │ │ - andseq pc, r0, r2, ror #16 │ │ │ │ - @ instruction: 0x00120cbe │ │ │ │ - andseq pc, r0, ip, lsr #11 │ │ │ │ - andseq pc, r0, r0, lsr r8 @ │ │ │ │ + andseq r0, r2, sl, ror #25 │ │ │ │ + @ instruction: 0x0010f5d8 │ │ │ │ + andseq pc, r0, ip, lsl #17 │ │ │ │ + @ instruction: 0x00120cd0 │ │ │ │ + @ instruction: 0x0010f5be │ │ │ │ + andseq pc, r0, lr, asr r8 @ │ │ │ │ + @ instruction: 0x00120cba │ │ │ │ + andseq pc, r0, r8, lsr #11 │ │ │ │ + andseq pc, r0, ip, lsr #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fec1e900 <__bss_end__@@Base+0xfe91914c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 24b6e8 │ │ │ │ sbcvc pc, r5, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrvc pc, r2, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf74d4478 │ │ │ │ svclt 0x0000ef80 │ │ │ │ - andseq r0, r2, r8, ror #24 │ │ │ │ - andseq pc, r0, lr, lsr #10 │ │ │ │ - andseq pc, r0, r8, asr #16 │ │ │ │ + andseq r0, r2, r4, ror #24 │ │ │ │ + andseq pc, r0, sl, lsr #10 │ │ │ │ + andseq pc, r0, r4, asr #16 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0098f8cc │ │ │ │ strcs pc, [r4], #-2271 @ 0xfffff721 │ │ │ │ @ instruction: 0xf8df4604 │ │ │ │ addslt r3, r1, r4, lsl #8 │ │ │ │ @@ -181646,15 +181646,15 @@ │ │ │ │ @ instruction: 0xe7df46d0 │ │ │ │ andseq r2, lr, r8, asr r9 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r2, lr, lr, asr #18 │ │ │ │ andeq r0, r0, ip, lsl r7 │ │ │ │ andeq r0, r0, ip, ror #13 │ │ │ │ andseq r2, lr, sl, ror #15 │ │ │ │ - andseq pc, r0, lr, lsl #13 │ │ │ │ + andseq pc, r0, sl, lsl #13 │ │ │ │ muleq r0, r8, r6 │ │ │ │ andeq r0, r0, ip, ror #15 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ blhi 183028 │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0040f8cc │ │ │ │ @@ -182705,26 +182705,26 @@ │ │ │ │ blmi 4c40a0 <__bss_end__@@Base+0x1be8ec> │ │ │ │ subne pc, r9, #64, 4 │ │ │ │ stmdami pc, {r1, r2, r3, r8, fp, lr} @ │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf74c4478 │ │ │ │ svclt 0x0000ed1e │ │ │ │ andeq r0, r0, r0 │ │ │ │ - @ instruction: 0x0011f8b4 │ │ │ │ - andseq lr, r0, sl, ror r1 │ │ │ │ - andseq ip, r0, r4, lsr #17 │ │ │ │ - @ instruction: 0x0011f7f6 │ │ │ │ - ldrheq lr, [r0], -ip │ │ │ │ - andseq lr, r0, lr, asr #2 │ │ │ │ - andseq pc, r1, ip, asr #15 │ │ │ │ - mulseq r0, r2, r0 │ │ │ │ - andseq lr, r0, r0, ror #1 │ │ │ │ - andseq pc, r1, r0, lsr #15 │ │ │ │ - andseq lr, r0, r6, rrx │ │ │ │ - andseq r7, r1, r8, asr #4 │ │ │ │ + @ instruction: 0x0011f8b0 │ │ │ │ + andseq lr, r0, r6, ror r1 │ │ │ │ + andseq ip, r0, r0, lsr #17 │ │ │ │ + @ instruction: 0x0011f7f2 │ │ │ │ + ldrheq lr, [r0], -r8 │ │ │ │ + andseq lr, r0, sl, asr #2 │ │ │ │ + andseq pc, r1, r8, asr #15 │ │ │ │ + andseq lr, r0, lr, lsl #1 │ │ │ │ + ldrsbeq lr, [r0], -ip │ │ │ │ + mulseq r1, ip, r7 │ │ │ │ + andseq lr, r0, r2, rrx │ │ │ │ + andseq r7, r1, r4, asr #4 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0098f8cc │ │ │ │ @ instruction: 0x461e4c36 │ │ │ │ addslt r4, r2, r6, lsr fp │ │ │ │ @ instruction: 0xf10d447c │ │ │ │ @@ -183681,21 +183681,21 @@ │ │ │ │ cdp 3, 0, cr5, cr7, cr1, {0} │ │ │ │ @ instruction: 0xeefa3a90 │ │ │ │ vsub.f32 s14, s17, s22 │ │ │ │ @ instruction: 0xf7ff8a27 │ │ │ │ svclt 0x0000bae5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - andseq pc, r1, r6, asr #1 │ │ │ │ - @ instruction: 0x0010d9b4 │ │ │ │ - andseq ip, r0, r2, lsl r6 │ │ │ │ - andseq lr, r1, r4, lsl #26 │ │ │ │ - @ instruction: 0x0010d5f2 │ │ │ │ - andseq sp, r0, r4, ror #19 │ │ │ │ - andseq fp, r0, r4, asr #26 │ │ │ │ + andseq pc, r1, r2, asr #1 │ │ │ │ + @ instruction: 0x0010d9b0 │ │ │ │ + andseq ip, r0, lr, lsl #12 │ │ │ │ + andseq lr, r1, r0, lsl #26 │ │ │ │ + andseq sp, r0, lr, ror #11 │ │ │ │ + andseq sp, r0, r0, ror #19 │ │ │ │ + andseq fp, r0, r0, asr #26 │ │ │ │ teqcs r6, #3620864 @ 0x374000 │ │ │ │ @ instruction: 0xf0402b15 │ │ │ │ ldrbne r8, [r0, r7, lsl #1] │ │ │ │ tstppl pc, r8, asr #4 @ p-variant is OBSOLETE │ │ │ │ mvnne pc, r5, asr #5 │ │ │ │ b 10ca55c <__bss_end__@@Base+0xdc4da8> │ │ │ │ addseq r5, r2, #146 @ 0x92 │ │ │ │ @@ -184137,31 +184137,31 @@ │ │ │ │ subvc pc, sl, #1325400064 @ 0x4f000000 │ │ │ │ ldmdami r5, {r2, r4, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0x73a6f503 │ │ │ │ @ instruction: 0xf74b4478 │ │ │ │ svclt 0x0000e9ee │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andseq lr, r1, r8, lsl r6 │ │ │ │ - andseq ip, r0, r6, lsl #30 │ │ │ │ - andseq fp, r0, r4, ror #22 │ │ │ │ - andseq fp, r0, ip, ror r6 │ │ │ │ + andseq lr, r1, r4, lsl r6 │ │ │ │ + andseq ip, r0, r2, lsl #30 │ │ │ │ + andseq fp, r0, r0, ror #22 │ │ │ │ + andseq fp, r0, r8, ror r6 │ │ │ │ andeq r0, r0, r8, ror #12 │ │ │ │ - andseq lr, r1, ip, lsl #3 │ │ │ │ - andseq ip, r0, r2, asr sl │ │ │ │ - andseq r5, r1, r4, lsr ip │ │ │ │ - andseq lr, r1, r8, ror r1 │ │ │ │ - andseq ip, r0, r6, ror #20 │ │ │ │ - andseq ip, r0, r4, lsr #30 │ │ │ │ - andseq lr, r1, ip, asr r1 │ │ │ │ - andseq ip, r0, sl, asr #20 │ │ │ │ - mulseq r0, r0, lr │ │ │ │ - andseq lr, r1, r4, asr #2 │ │ │ │ - andseq ip, r0, r2, lsr sl │ │ │ │ - andseq ip, r0, r8, ror #28 │ │ │ │ + andseq lr, r1, r8, lsl #3 │ │ │ │ + andseq ip, r0, lr, asr #20 │ │ │ │ + andseq r5, r1, r0, lsr ip │ │ │ │ + andseq lr, r1, r4, ror r1 │ │ │ │ + andseq ip, r0, r2, ror #20 │ │ │ │ + andseq ip, r0, r0, lsr #30 │ │ │ │ + andseq lr, r1, r8, asr r1 │ │ │ │ + andseq ip, r0, r6, asr #20 │ │ │ │ + andseq ip, r0, ip, lsl #29 │ │ │ │ + andseq lr, r1, r0, asr #2 │ │ │ │ + andseq ip, r0, lr, lsr #20 │ │ │ │ + andseq ip, r0, r4, ror #28 │ │ │ │ vqdmulh.s q10, q0, │ │ │ │ stmdbmi r7, {r0, r1, r2, r5, r9, ip, sp}^ │ │ │ │ ldrbtmi r4, [fp], #-2119 @ 0xfffff7b9 │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-934 @ 0xfffffc5a │ │ │ │ ldmib ip!, {r0, r1, r3, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf44f4b44 │ │ │ │ @@ -184226,50 +184226,50 @@ │ │ │ │ blmi ac48ac <__bss_end__@@Base+0x7bf0f8> │ │ │ │ rsbmi pc, pc, #64, 4 │ │ │ │ stmdami r7!, {r1, r2, r5, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrsvc pc, ip, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf74b4478 │ │ │ │ svclt 0x0000e93a │ │ │ │ - andseq lr, r1, r2, ror #1 │ │ │ │ - @ instruction: 0x0010c9d0 │ │ │ │ - @ instruction: 0x0010cdfa │ │ │ │ - andseq lr, r1, sl, asr #1 │ │ │ │ - @ instruction: 0x0010c9b8 │ │ │ │ - andseq ip, r0, r2, ror sp │ │ │ │ - ldrheq lr, [r1], -r2 │ │ │ │ - andseq ip, r0, r0, lsr #19 │ │ │ │ - andseq ip, r0, sl, asr #26 │ │ │ │ - mulseq r1, sl, r0 │ │ │ │ - andseq ip, r0, r8, lsl #19 │ │ │ │ - andseq ip, r0, r6, lsr #27 │ │ │ │ - andseq lr, r1, r2, lsl #1 │ │ │ │ - andseq ip, r0, r0, ror r9 │ │ │ │ - andseq ip, r0, r2, lsl #27 │ │ │ │ - andseq lr, r1, sl, rrx │ │ │ │ - andseq ip, r0, r8, asr r9 │ │ │ │ - andseq ip, r0, sl, lsr #26 │ │ │ │ - andseq lr, r1, r2, asr r0 │ │ │ │ - andseq ip, r0, r0, asr #18 │ │ │ │ - andseq ip, r0, lr, asr sp │ │ │ │ - andseq lr, r1, ip, lsr r0 │ │ │ │ - andseq ip, r0, r2, lsl #18 │ │ │ │ - andseq fp, r0, r0, lsl #12 │ │ │ │ - andseq lr, r1, r4, lsr #32 │ │ │ │ - andseq ip, r0, r2, lsl r9 │ │ │ │ - andseq ip, r0, r0, ror sp │ │ │ │ - andseq lr, r1, ip │ │ │ │ - @ instruction: 0x0010c8fa │ │ │ │ - andseq ip, r0, r8, lsl #24 │ │ │ │ - @ instruction: 0x0011dff4 │ │ │ │ - andseq ip, r0, r2, ror #17 │ │ │ │ - andseq ip, r0, r0, ror #27 │ │ │ │ - @ instruction: 0x0011dfdc │ │ │ │ - andseq ip, r0, sl, asr #17 │ │ │ │ - @ instruction: 0x0010cdb0 │ │ │ │ + ldrsbeq lr, [r1], -lr @ │ │ │ │ + andseq ip, r0, ip, asr #19 │ │ │ │ + @ instruction: 0x0010cdf6 │ │ │ │ + andseq lr, r1, r6, asr #1 │ │ │ │ + @ instruction: 0x0010c9b4 │ │ │ │ + andseq ip, r0, lr, ror #26 │ │ │ │ + andseq lr, r1, lr, lsr #1 │ │ │ │ + mulseq r0, ip, r9 │ │ │ │ + andseq ip, r0, r6, asr #26 │ │ │ │ + mulseq r1, r6, r0 │ │ │ │ + andseq ip, r0, r4, lsl #19 │ │ │ │ + andseq ip, r0, r2, lsr #27 │ │ │ │ + andseq lr, r1, lr, ror r0 │ │ │ │ + andseq ip, r0, ip, ror #18 │ │ │ │ + andseq ip, r0, lr, ror sp │ │ │ │ + andseq lr, r1, r6, rrx │ │ │ │ + andseq ip, r0, r4, asr r9 │ │ │ │ + andseq ip, r0, r6, lsr #26 │ │ │ │ + andseq lr, r1, lr, asr #32 │ │ │ │ + andseq ip, r0, ip, lsr r9 │ │ │ │ + andseq ip, r0, sl, asr sp │ │ │ │ + andseq lr, r1, r8, lsr r0 │ │ │ │ + @ instruction: 0x0010c8fe │ │ │ │ + @ instruction: 0x0010b5fc │ │ │ │ + andseq lr, r1, r0, lsr #32 │ │ │ │ + andseq ip, r0, lr, lsl #18 │ │ │ │ + andseq ip, r0, ip, ror #26 │ │ │ │ + andseq lr, r1, r8 │ │ │ │ + @ instruction: 0x0010c8f6 │ │ │ │ + andseq ip, r0, r4, lsl #24 │ │ │ │ + @ instruction: 0x0011dff0 │ │ │ │ + @ instruction: 0x0010c8de │ │ │ │ + @ instruction: 0x0010cddc │ │ │ │ + @ instruction: 0x0011dfd8 │ │ │ │ + andseq ip, r0, r6, asr #17 │ │ │ │ + andseq ip, r0, ip, lsr #27 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0080f8cc │ │ │ │ @ instruction: 0xf8dfb097 │ │ │ │ movwcs r4, #1172 @ 0x494 │ │ │ │ ldrbtmi r4, [ip], #-1542 @ 0xfffff9fa │ │ │ │ @@ -184564,32 +184564,32 @@ │ │ │ │ andhi pc, r0, pc, lsr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00b9999a │ │ │ │ andseq pc, sp, sl, asr #24 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq pc, sp, r0, lsr ip @ │ │ │ │ andseq pc, sp, r6, lsl ip @ │ │ │ │ - @ instruction: 0x0011dbd8 │ │ │ │ - andseq ip, r0, r6, asr #9 │ │ │ │ - andseq ip, r0, r4, asr sl │ │ │ │ - andseq sp, r1, r0, asr #23 │ │ │ │ - andseq ip, r0, lr, lsr #9 │ │ │ │ - andseq ip, r0, r8, lsr #20 │ │ │ │ - andseq sp, r1, r8, lsr #23 │ │ │ │ - mulseq r0, r6, r4 │ │ │ │ - andseq ip, r0, r4, lsl #20 │ │ │ │ - mulseq r1, r0, fp │ │ │ │ - andseq ip, r0, lr, ror r4 │ │ │ │ - andseq ip, r0, ip, asr #19 │ │ │ │ - mulseq r0, sl, r9 │ │ │ │ + @ instruction: 0x0011dbd4 │ │ │ │ + andseq ip, r0, r2, asr #9 │ │ │ │ + andseq ip, r0, r0, asr sl │ │ │ │ + @ instruction: 0x0011dbbc │ │ │ │ + andseq ip, r0, sl, lsr #9 │ │ │ │ + andseq ip, r0, r4, lsr #20 │ │ │ │ + andseq sp, r1, r4, lsr #23 │ │ │ │ + mulseq r0, r2, r4 │ │ │ │ + andseq ip, r0, r0, lsl #20 │ │ │ │ + andseq sp, r1, ip, lsl #23 │ │ │ │ + andseq ip, r0, sl, ror r4 │ │ │ │ + andseq ip, r0, r8, asr #19 │ │ │ │ + mulseq r0, r6, r9 │ │ │ │ @ instruction: 0x001f12fc │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - andseq sp, r1, lr, lsr #22 │ │ │ │ - andseq ip, r0, ip, lsl r4 │ │ │ │ - andseq fp, r0, sl, ror r0 │ │ │ │ + andseq sp, r1, sl, lsr #22 │ │ │ │ + andseq ip, r0, r8, lsl r4 │ │ │ │ + andseq fp, r0, r6, ror r0 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ cdpeq 8, 13, cr15, cr0, cr12, {6} │ │ │ │ stmibmi r4, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8dfb0c3 │ │ │ │ @ instruction: 0xf8df5984 │ │ │ │ @@ -185199,21 +185199,21 @@ │ │ │ │ bvs 1ef754 │ │ │ │ stccs 4, cr6, [r0], {193} @ 0xc1 │ │ │ │ adchi pc, pc, r1 │ │ │ │ ands r2, r9, r0, lsl #10 │ │ │ │ andseq pc, sp, r6, asr #14 │ │ │ │ andseq pc, sp, r4, asr #14 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x0011d9f2 │ │ │ │ - andseq ip, r0, r0, ror #5 │ │ │ │ - andseq ip, r0, lr, lsr #17 │ │ │ │ + andseq sp, r1, lr, ror #19 │ │ │ │ + @ instruction: 0x0010c2dc │ │ │ │ + andseq ip, r0, sl, lsr #17 │ │ │ │ andseq pc, sp, r0, asr #13 │ │ │ │ - andseq sp, r1, r6, lsr #18 │ │ │ │ - andseq ip, r0, r4, lsl r2 │ │ │ │ - @ instruction: 0x0010c8b6 │ │ │ │ + andseq sp, r1, r2, lsr #18 │ │ │ │ + andseq ip, r0, r0, lsl r2 │ │ │ │ + @ instruction: 0x0010c8b2 │ │ │ │ stmibvs r4!, {r0, r1, r5, fp, sp, lr} │ │ │ │ svclt 0x00082b0a │ │ │ │ tstlt ip, #4194304 @ 0x400000 │ │ │ │ cmplt r8, r0, lsr #18 │ │ │ │ cdp2 0, 11, cr15, cr0, cr3, {5} │ │ │ │ sbcslt r1, fp, #3, 30 │ │ │ │ svclt 0x00182802 │ │ │ │ @@ -185921,20 +185921,20 @@ │ │ │ │ @ instruction: 0x6c63bac1 │ │ │ │ ldrmi r9, [r3], #-2608 @ 0xfffff5d0 │ │ │ │ svcvs 0x00636463 │ │ │ │ movweq lr, #15273 @ 0x3ba9 │ │ │ │ stcvs 4, cr6, [r3, #-652]! @ 0xfffffd74 │ │ │ │ svclt 0x00b8429d │ │ │ │ smlald r4, fp, sp, r6 │ │ │ │ - mulseq r0, r0, r1 │ │ │ │ - @ instruction: 0x00109abc │ │ │ │ - @ instruction: 0x0011c8d8 │ │ │ │ - andseq fp, r0, r6, asr #3 │ │ │ │ - @ instruction: 0x0010b5b8 │ │ │ │ - @ instruction: 0x001099d6 │ │ │ │ + andseq sl, r0, ip, lsl #3 │ │ │ │ + @ instruction: 0x00109ab8 │ │ │ │ + @ instruction: 0x0011c8d4 │ │ │ │ + andseq fp, r0, r2, asr #3 │ │ │ │ + @ instruction: 0x0010b5b4 │ │ │ │ + @ instruction: 0x001099d2 │ │ │ │ @ instruction: 0xf0a36920 │ │ │ │ stmdacs r3, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ stmdbvs r0!, {r1, r5, ip, lr, pc} │ │ │ │ @ instruction: 0xf8daf0a3 │ │ │ │ andsle r2, sp, r4, lsl #16 │ │ │ │ str r6, [r8, -r3, lsr #16]! │ │ │ │ ldmdavs fp, {r0, r1, r3, r8, r9, fp, ip, pc}^ │ │ │ │ @@ -186370,35 +186370,35 @@ │ │ │ │ rscpl pc, r1, #64, 12 @ 0x4000000 │ │ │ │ ldmdami r9, {r3, r4, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ bicsvc pc, r8, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7494478 │ │ │ │ svclt 0x0000e87c │ │ │ │ andeq r0, r0, r8, ror #12 │ │ │ │ - andseq fp, r1, r0, lsl pc │ │ │ │ - @ instruction: 0x0010a7fe │ │ │ │ - andseq sl, r0, r0, lsl pc │ │ │ │ - @ instruction: 0x0011bef8 │ │ │ │ - andseq sl, r0, r6, ror #15 │ │ │ │ - andseq sl, r0, r0, ror #30 │ │ │ │ - andseq fp, r1, r0, ror #29 │ │ │ │ - andseq sl, r0, lr, asr #15 │ │ │ │ - @ instruction: 0x0010aef4 │ │ │ │ - andseq fp, r1, r8, asr #29 │ │ │ │ - @ instruction: 0x0010a7b6 │ │ │ │ - @ instruction: 0x0010abd4 │ │ │ │ - @ instruction: 0x0011beb0 │ │ │ │ - mulseq r0, lr, r7 │ │ │ │ - andseq sl, r0, r0, ror #29 │ │ │ │ - mulseq r1, r0, lr │ │ │ │ - andseq sl, r0, lr, ror r7 │ │ │ │ - andseq sl, r0, r8, ror #27 │ │ │ │ - andseq fp, r1, r0, ror #28 │ │ │ │ - andseq sl, r0, lr, asr #14 │ │ │ │ - @ instruction: 0x0010add8 │ │ │ │ + andseq fp, r1, ip, lsl #30 │ │ │ │ + @ instruction: 0x0010a7fa │ │ │ │ + andseq sl, r0, ip, lsl #30 │ │ │ │ + @ instruction: 0x0011bef4 │ │ │ │ + andseq sl, r0, r2, ror #15 │ │ │ │ + andseq sl, r0, ip, asr pc │ │ │ │ + @ instruction: 0x0011bedc │ │ │ │ + andseq sl, r0, sl, asr #15 │ │ │ │ + @ instruction: 0x0010aef0 │ │ │ │ + andseq fp, r1, r4, asr #29 │ │ │ │ + @ instruction: 0x0010a7b2 │ │ │ │ + @ instruction: 0x0010abd0 │ │ │ │ + andseq fp, r1, ip, lsr #29 │ │ │ │ + mulseq r0, sl, r7 │ │ │ │ + @ instruction: 0x0010aedc │ │ │ │ + andseq fp, r1, ip, lsl #29 │ │ │ │ + andseq sl, r0, sl, ror r7 │ │ │ │ + andseq sl, r0, r4, ror #27 │ │ │ │ + andseq fp, r1, ip, asr lr │ │ │ │ + andseq sl, r0, sl, asr #14 │ │ │ │ + @ instruction: 0x0010add4 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0040f8cc │ │ │ │ @ instruction: 0xf8df4604 │ │ │ │ @ instruction: 0xf8df0ba8 │ │ │ │ adclt r3, r7, r8, lsr #23 │ │ │ │ @@ -187144,45 +187144,45 @@ │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ mvnsvc pc, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7484478 │ │ │ │ @ instruction: 0x463dea74 │ │ │ │ ldrb r4, [ip, -r1, lsr #13]! │ │ │ │ andseq sp, sp, r4, lsl #22 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andseq fp, r1, r6, lsl fp │ │ │ │ - andseq sl, r0, r4, lsl #8 │ │ │ │ - @ instruction: 0x0010abf6 │ │ │ │ + andseq fp, r1, r2, lsl fp │ │ │ │ + andseq sl, r0, r0, lsl #8 │ │ │ │ + @ instruction: 0x0010abf2 │ │ │ │ @ instruction: 0x001dd7f4 │ │ │ │ - andseq fp, r1, sl, lsl #10 │ │ │ │ - @ instruction: 0x00109df8 │ │ │ │ - andseq sl, r0, r2, ror #11 │ │ │ │ - @ instruction: 0x0011b4f2 │ │ │ │ - andseq r9, r0, r0, ror #27 │ │ │ │ - mulseq r0, sl, r5 │ │ │ │ - @ instruction: 0x0011b4da │ │ │ │ - andseq r9, r0, r8, asr #27 │ │ │ │ - andseq r2, r1, lr, ror pc │ │ │ │ - andseq fp, r1, r2, asr #9 │ │ │ │ - @ instruction: 0x00109db0 │ │ │ │ - mulseq r0, r6, r9 │ │ │ │ - andseq fp, r1, lr, lsr #7 │ │ │ │ - mulseq r0, ip, ip │ │ │ │ - mulseq r0, sl, r4 │ │ │ │ - andseq fp, r1, r8, lsl #7 │ │ │ │ - andseq r9, r0, r6, ror ip │ │ │ │ - andseq sl, r0, ip, lsl #9 │ │ │ │ - andseq fp, r1, r8, ror #6 │ │ │ │ - andseq r9, r0, r6, asr ip │ │ │ │ - @ instruction: 0x0010a4b4 │ │ │ │ - andseq fp, r1, r8, ror #4 │ │ │ │ - andseq r9, r0, r6, asr fp │ │ │ │ - @ instruction: 0x001087b4 │ │ │ │ - andseq fp, r1, r0, asr r2 │ │ │ │ - andseq r9, r0, lr, lsr fp │ │ │ │ - andseq sl, r0, r0, lsr r3 │ │ │ │ + andseq fp, r1, r6, lsl #10 │ │ │ │ + @ instruction: 0x00109df4 │ │ │ │ + @ instruction: 0x0010a5de │ │ │ │ + andseq fp, r1, lr, ror #9 │ │ │ │ + @ instruction: 0x00109ddc │ │ │ │ + mulseq r0, r6, r5 │ │ │ │ + @ instruction: 0x0011b4d6 │ │ │ │ + andseq r9, r0, r4, asr #27 │ │ │ │ + andseq r2, r1, sl, ror pc │ │ │ │ + @ instruction: 0x0011b4be │ │ │ │ + andseq r9, r0, ip, lsr #27 │ │ │ │ + mulseq r0, r2, r9 │ │ │ │ + andseq fp, r1, sl, lsr #7 │ │ │ │ + mulseq r0, r8, ip │ │ │ │ + mulseq r0, r6, r4 │ │ │ │ + andseq fp, r1, r4, lsl #7 │ │ │ │ + andseq r9, r0, r2, ror ip │ │ │ │ + andseq sl, r0, r8, lsl #9 │ │ │ │ + andseq fp, r1, r4, ror #6 │ │ │ │ + andseq r9, r0, r2, asr ip │ │ │ │ + @ instruction: 0x0010a4b0 │ │ │ │ + andseq fp, r1, r4, ror #4 │ │ │ │ + andseq r9, r0, r2, asr fp │ │ │ │ + @ instruction: 0x001087b0 │ │ │ │ + andseq fp, r1, ip, asr #4 │ │ │ │ + andseq r9, r0, sl, lsr fp │ │ │ │ + andseq sl, r0, ip, lsr #6 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0080f8cc │ │ │ │ stmiami r6!, {r2, r9, sl, lr}^ │ │ │ │ ldrmi r4, [r7], -r6, ror #23 │ │ │ │ addslt r4, r7, r8, ror r4 │ │ │ │ @@ -187412,22 +187412,22 @@ │ │ │ │ stmdami sp, {r2, r3, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ movwvc pc, #13571 @ 0x3503 @ │ │ │ │ @ instruction: 0xf7484478 │ │ │ │ svclt 0x0000e85a │ │ │ │ andseq ip, sp, r8, asr #29 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andseq fp, r1, r2, lsl #3 │ │ │ │ - andseq r9, r0, r0, ror sl │ │ │ │ - andseq sl, r0, r6, ror #5 │ │ │ │ + andseq fp, r1, lr, ror r1 │ │ │ │ + andseq r9, r0, ip, ror #20 │ │ │ │ + andseq sl, r0, r2, ror #5 │ │ │ │ @ instruction: 0x001dccd4 │ │ │ │ mulseq sp, r6, ip │ │ │ │ - andseq sl, r1, ip, lsl lr │ │ │ │ - andseq r9, r0, sl, lsl #14 │ │ │ │ - @ instruction: 0x001084b8 │ │ │ │ + andseq sl, r1, r8, lsl lr │ │ │ │ + andseq r9, r0, r6, lsl #14 │ │ │ │ + @ instruction: 0x001084b4 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0060f8cc │ │ │ │ @ instruction: 0xf8d0b09f │ │ │ │ stcls 0, cr11, [r8], #-128 @ 0xffffff80 │ │ │ │ andmi lr, ip, #3358720 @ 0x334000 │ │ │ │ @@ -187998,17 +187998,17 @@ │ │ │ │ ldrsbtcc pc, [r0], r4 @ │ │ │ │ rsbshi pc, r0, r4, asr #17 │ │ │ │ @ instruction: 0xf8c4bf08 │ │ │ │ strb r8, [r0, #-104]! @ 0xffffff98 │ │ │ │ andseq ip, sp, r6, ror #21 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq ip, sp, ip, asr #20 │ │ │ │ - andseq sl, r1, r8, ror #25 │ │ │ │ - @ instruction: 0x001095d6 │ │ │ │ - @ instruction: 0x00109ed0 │ │ │ │ + andseq sl, r1, r4, ror #25 │ │ │ │ + @ instruction: 0x001095d2 │ │ │ │ + andseq r9, r0, ip, asr #29 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e0f8cc │ │ │ │ ldrdmi pc, [r4, #-128]! @ 0xffffff80 │ │ │ │ strmi fp, [r5], -r2, lsl #1 │ │ │ │ @ instruction: 0x460e4617 │ │ │ │ @@ -188071,17 +188071,17 @@ │ │ │ │ bl fec251a8 <__bss_end__@@Base+0xfe91f9f4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 1d1f90 │ │ │ │ stmdbmi r4, {r1, r2, r3, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl c8bcdc <__bss_end__@@Base+0x986528> │ │ │ │ - @ instruction: 0x0011a5fe │ │ │ │ - andseq r8, r0, r8, lsl #25 │ │ │ │ - andseq r7, r0, sl, lsl #19 │ │ │ │ + @ instruction: 0x0011a5fa │ │ │ │ + andseq r8, r0, r4, lsl #25 │ │ │ │ + andseq r7, r0, r6, lsl #19 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ blhi 18948c │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00a8f8cc │ │ │ │ ldrmi fp, [sp], -fp, lsl #1 │ │ │ │ svcmi 0x00b74bb6 │ │ │ │ @@ -188270,20 +188270,20 @@ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ ldrheq ip, [sp], -r4 │ │ │ │ andseq ip, sp, lr, lsr #1 │ │ │ │ andseq ip, sp, r4, lsl #1 │ │ │ │ andeq r0, r0, ip, asr #12 │ │ │ │ andeq r0, r0, r0, ror #17 │ │ │ │ andeq r0, r0, r4, asr r8 │ │ │ │ - andseq sl, r1, lr, lsl r3 │ │ │ │ - andseq r8, r0, r8, lsr #19 │ │ │ │ - andseq r8, r0, r4, asr #25 │ │ │ │ - andseq sl, r1, r4, lsl #6 │ │ │ │ - andseq r8, r0, lr, lsl #19 │ │ │ │ - andseq r1, r1, lr, ror #22 │ │ │ │ + andseq sl, r1, sl, lsl r3 │ │ │ │ + andseq r8, r0, r4, lsr #19 │ │ │ │ + andseq r8, r0, r0, asr #25 │ │ │ │ + andseq sl, r1, r0, lsl #6 │ │ │ │ + andseq r8, r0, sl, lsl #19 │ │ │ │ + andseq r1, r1, sl, ror #22 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0080f8cc │ │ │ │ @ instruction: 0x469bb097 │ │ │ │ @ instruction: 0x3784f8df │ │ │ │ @ instruction: 0x5784f8df │ │ │ │ @@ -188772,23 +188772,23 @@ │ │ │ │ andseq fp, sp, r6, lsl #27 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r4, asr r8 │ │ │ │ andeq r0, r0, r0, ror #17 │ │ │ │ andeq r0, r0, ip, asr #12 │ │ │ │ andeq r0, r0, r8, lsr sp │ │ │ │ andseq fp, sp, r4, ror #21 │ │ │ │ - andseq r9, r1, r2, lsl #23 │ │ │ │ - andseq r8, r0, ip, lsl #4 │ │ │ │ - andseq r6, r0, r8, lsr r9 │ │ │ │ - andseq r9, r1, r6, ror #22 │ │ │ │ - @ instruction: 0x001081f0 │ │ │ │ - andseq r8, r0, r4, lsl #5 │ │ │ │ - andseq r9, r1, lr, lsr fp │ │ │ │ - andseq r8, r0, r8, asr #3 │ │ │ │ - andseq r8, r0, r8, lsl r2 │ │ │ │ + andseq r9, r1, lr, ror fp │ │ │ │ + andseq r8, r0, r8, lsl #4 │ │ │ │ + andseq r6, r0, r4, lsr r9 │ │ │ │ + andseq r9, r1, r2, ror #22 │ │ │ │ + andseq r8, r0, ip, ror #3 │ │ │ │ + andseq r8, r0, r0, lsl #5 │ │ │ │ + andseq r9, r1, sl, lsr fp │ │ │ │ + andseq r8, r0, r4, asr #3 │ │ │ │ + andseq r8, r0, r4, lsl r2 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0050f8cc │ │ │ │ ldrmi fp, [r6], -r3, lsr #1 │ │ │ │ bcs 20ce6c │ │ │ │ strmi r4, [sp], -r3, lsl #12 │ │ │ │ @@ -189969,21 +189969,21 @@ │ │ │ │ @ instruction: 0xf928f7fe │ │ │ │ @ instruction: 0x46079b16 │ │ │ │ ldrdlt pc, [r8], -r3 @ │ │ │ │ @ instruction: 0x4620e6f3 │ │ │ │ cdp 7, 2, cr15, cr0, cr5, {2} │ │ │ │ @ instruction: 0xf7459816 │ │ │ │ @ instruction: 0xe7edee1e │ │ │ │ - andseq r7, r0, lr, lsr #24 │ │ │ │ + andseq r7, r0, sl, lsr #24 │ │ │ │ andseq ip, lr, ip, asr #2 │ │ │ │ andseq sl, sp, r6, asr #10 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andseq r8, r1, r8, lsr #17 │ │ │ │ - andseq r6, r0, r2, lsr pc │ │ │ │ - andseq r5, r0, r4, lsr ip │ │ │ │ + andseq r8, r1, r4, lsr #17 │ │ │ │ + andseq r6, r0, lr, lsr #30 │ │ │ │ + andseq r5, r0, r0, lsr ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec26f8c <__bss_end__@@Base+0xfe9217d8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x460c0ff0 │ │ │ │ stmdavs r3!, {r0, r4, r9, sl, lr} │ │ │ │ eorle r2, r1, r3, lsl #22 │ │ │ │ andle r2, sl, lr, lsl #22 │ │ │ │ @@ -190010,18 +190010,18 @@ │ │ │ │ ldrb r6, [sp, r3, lsr #7] │ │ │ │ rscscs r4, r0, #6144 @ 0x1800 │ │ │ │ stmdami r7, {r1, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-868 @ 0xfffffc9c │ │ │ │ stc 7, cr15, [sl], {69} @ 0x45 │ │ │ │ andseq fp, lr, r2, asr #26 │ │ │ │ - andseq r7, r0, r4, lsl #17 │ │ │ │ - @ instruction: 0x001187b8 │ │ │ │ - andseq r7, r0, r6, lsl r8 │ │ │ │ - andseq r7, r0, r6, lsr r8 │ │ │ │ + andseq r7, r0, r0, lsl #17 │ │ │ │ + @ instruction: 0x001187b4 │ │ │ │ + andseq r7, r0, r2, lsl r8 │ │ │ │ + andseq r7, r0, r2, lsr r8 │ │ │ │ blcs 229e4c │ │ │ │ andcs sp, r0, r1 │ │ │ │ ldrlt r4, [r0, #-1904] @ 0xfffff890 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f8f8cc │ │ │ │ @ instruction: 0xf0424614 │ │ │ │ @@ -190401,18 +190401,18 @@ │ │ │ │ stmdbge lr, {r0, r2, r3, r4, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ svclt 0x0000e7c1 │ │ │ │ andseq sl, sp, r0, lsl #4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq sl, sp, lr, ror #3 │ │ │ │ andeq r0, r0, r8, ror #12 │ │ │ │ andseq sl, sp, r8, asr r1 │ │ │ │ - andseq r5, r0, sl, lsl #23 │ │ │ │ + andseq r5, r0, r6, lsl #23 │ │ │ │ andseq fp, lr, r6, lsr fp │ │ │ │ @ instruction: 0x001ebabc │ │ │ │ - andseq r5, r0, r2, lsl #22 │ │ │ │ + @ instruction: 0x00105afe │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ andeq r0, r0, r9, asr #5 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c0f8cc │ │ │ │ addlt r4, sl, r5, asr #20 │ │ │ │ @@ -190485,24 +190485,24 @@ │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7454478 │ │ │ │ svclt 0x0000e85c │ │ │ │ andseq r9, sp, r8, asr #24 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffff9bb │ │ │ │ andseq fp, lr, r4, ror #12 │ │ │ │ - @ instruction: 0x001056b2 │ │ │ │ + andseq r5, r0, lr, lsr #13 │ │ │ │ mulseq sp, r4, fp │ │ │ │ andseq fp, lr, r4, lsr #12 │ │ │ │ - andseq r5, r0, lr, ror #12 │ │ │ │ - ldrsheq r8, [r1], -lr │ │ │ │ - andseq r7, r0, r8, lsr #2 │ │ │ │ - andseq r7, r0, r8, ror r1 │ │ │ │ - andseq r8, r1, r8, ror #1 │ │ │ │ - andseq r7, r0, r2, lsl r1 │ │ │ │ - andseq r7, r0, r0, lsr r1 │ │ │ │ + andseq r5, r0, sl, ror #12 │ │ │ │ + ldrsheq r8, [r1], -sl │ │ │ │ + andseq r7, r0, r4, lsr #2 │ │ │ │ + andseq r7, r0, r4, ror r1 │ │ │ │ + andseq r8, r1, r4, ror #1 │ │ │ │ + andseq r7, r0, lr, lsl #2 │ │ │ │ + andseq r7, r0, ip, lsr #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec277a8 <__bss_end__@@Base+0xfe921ff4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x460c0ff8 │ │ │ │ ldc2l 0, cr15, [ip], {65} @ 0x41 │ │ │ │ cmnlt ip, r0, lsr #2 │ │ │ │ ldrdcc lr, [r2], r0 │ │ │ │ @@ -190513,20 +190513,20 @@ │ │ │ │ ldrbtmi r3, [r8], #-808 @ 0xfffffcd8 │ │ │ │ stmda r4!, {r0, r2, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ subcs r4, r1, #7168 @ 0x1c00 │ │ │ │ stmdami r8, {r0, r1, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-808 @ 0xfffffcd8 │ │ │ │ ldmda sl, {r0, r2, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - andseq r8, r1, ip, ror r0 │ │ │ │ - andseq r7, r0, r6, lsr #1 │ │ │ │ + andseq r8, r1, r8, ror r0 │ │ │ │ + andseq r7, r0, r2, lsr #1 │ │ │ │ andeq lr, pc, lr, ror #26 │ │ │ │ - andseq r8, r1, r8, rrx │ │ │ │ - mulseq r0, r2, r0 │ │ │ │ - andseq r2, r0, r6, lsr #18 │ │ │ │ + andseq r8, r1, r4, rrx │ │ │ │ + andseq r7, r0, lr, lsl #1 │ │ │ │ + andseq r2, r0, r2, lsr #18 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec27808 <__bss_end__@@Base+0xfe922054> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8d00fe8 │ │ │ │ @ instruction: 0xb1a4420c │ │ │ │ strmi r4, [pc], -r6, lsl #12 │ │ │ │ stmdavs r4!, {r0, r2, r5, r9, sl, lr}^ │ │ │ │ @@ -190564,15 +190564,15 @@ │ │ │ │ stmdacs r1, {r0, r3, r4, r5, r8, fp, ip, sp, lr, pc} │ │ │ │ stmiavs r0!, {r0, r1, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ stc2l 0, cr15, [sl], #-260 @ 0xfffffefc │ │ │ │ stccs 8, cr6, [r0], {100} @ 0x64 │ │ │ │ strdcs sp, [r0], -r2 │ │ │ │ svclt 0x0000bdf8 │ │ │ │ andseq fp, lr, lr, ror #9 │ │ │ │ - andseq r5, r0, ip, lsr r5 │ │ │ │ + andseq r5, r0, r8, lsr r5 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec278c0 <__bss_end__@@Base+0xfe92210c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8d00ff0 │ │ │ │ cdpmi 2, 1, cr4, cr3, cr12, {0} │ │ │ │ movwlt r4, #17534 @ 0x447e │ │ │ │ stmdavs r4!, {r0, r2, r5, r9, sl, lr}^ │ │ │ │ @@ -190624,15 +190624,15 @@ │ │ │ │ stmdb sl, {r0, r2, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ andmi pc, ip, #13959168 @ 0xd50000 │ │ │ │ bicsle r2, fp, r0, lsl #24 │ │ │ │ ldmfd sp!, {sp} │ │ │ │ svclt 0x000081f0 │ │ │ │ andseq r9, sp, r4, ror #18 │ │ │ │ andseq fp, lr, r6, lsl #8 │ │ │ │ - mulseq r0, r0, pc @ │ │ │ │ + andseq r6, r0, ip, lsl #31 │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ @ instruction: 0xfffffcd1 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b0f8cc │ │ │ │ bmi f22020 <__bss_end__@@Base+0xc1c86c> │ │ │ │ @@ -190694,15 +190694,15 @@ │ │ │ │ ldr r2, [lr, r1, lsl #12] │ │ │ │ cdp 7, 12, cr15, cr6, cr4, {2} │ │ │ │ @ instruction: 0x001d98d8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x001d98ba │ │ │ │ @ instruction: 0xfffff65b │ │ │ │ andseq fp, lr, lr, asr #5 │ │ │ │ - andseq r5, r0, r8, lsl r3 │ │ │ │ + andseq r5, r0, r4, lsl r3 │ │ │ │ @ instruction: 0xfffff587 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ blhi 18bd84 │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0058f8cc │ │ │ │ addslt r4, pc, r4, ror #27 │ │ │ │ @@ -191752,21 +191752,21 @@ │ │ │ │ @ instruction: 0x001d92d8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x001d92bc │ │ │ │ andeq r0, r0, r0, ror #23 │ │ │ │ andeq r0, r0, r4, lsl #13 │ │ │ │ andeq r0, r0, r0, lsr #22 │ │ │ │ andseq r9, sp, sl, asr r1 │ │ │ │ - @ instruction: 0x001064dc │ │ │ │ + @ instruction: 0x001064d8 │ │ │ │ andseq lr, pc, r6, lsr #9 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, ror #25 │ │ │ │ andeq r0, r0, ip, ror #23 │ │ │ │ - @ instruction: 0x001171d8 │ │ │ │ - andseq r5, r0, r0, ror #31 │ │ │ │ + @ instruction: 0x001171d4 │ │ │ │ + @ instruction: 0x00105fdc │ │ │ │ bcs ec3ac │ │ │ │ rschi pc, ip, #1 │ │ │ │ blcs 1ab9b8 │ │ │ │ ldmdbvs r0, {r3, r4, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ @ instruction: 0xf0012800 │ │ │ │ bge 107250c <__bss_end__@@Base+0xd6cd58> │ │ │ │ ldmdbge r6!, {r0, r4, r6, r8, r9, fp, sp, pc} │ │ │ │ @@ -192967,19 +192967,19 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subsmi r0, r9, r0 │ │ │ │ teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ svccc 0x00c33333 │ │ │ │ andeq r0, r0, r8, lsr #28 │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ - andseq r5, r0, r4, ror #8 │ │ │ │ + andseq r5, r0, r0, ror #8 │ │ │ │ andeq r0, r0, r8, asr #22 │ │ │ │ - andseq r5, r0, ip, lsr #8 │ │ │ │ + andseq r5, r0, r8, lsr #8 │ │ │ │ andeq r0, r0, r0, ror #13 │ │ │ │ - andseq r5, r1, lr, lsl #28 │ │ │ │ + andseq r5, r1, sl, lsl #28 │ │ │ │ andeq r0, r0, r0, lsl #23 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ muleq r0, r4, sl │ │ │ │ andeq r0, r0, ip, ror sl │ │ │ │ bvc 4ce3dc <__bss_end__@@Base+0x1c8c28> │ │ │ │ blmi 10e744 │ │ │ │ vmov.f64 d9, #123 @ 0x3fd80000 1.6875000 │ │ │ │ @@ -193181,26 +193181,26 @@ │ │ │ │ teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ svccc 0x00d33333 │ │ │ │ andeq r0, r0, r0, lsl #23 │ │ │ │ @ instruction: 0x00000eb4 │ │ │ │ andeq r0, r0, r8, lsl r6 │ │ │ │ muleq r0, r4, lr │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ - andseq r4, r0, r8, asr #23 │ │ │ │ + andseq r4, r0, r4, asr #23 │ │ │ │ andseq r8, lr, sl, asr #26 │ │ │ │ - andseq r4, r0, r4, ror r8 │ │ │ │ - andseq r5, r1, r8, ror #15 │ │ │ │ - @ instruction: 0x001047fa │ │ │ │ - andseq r4, r0, r4, lsr r8 │ │ │ │ - mulseq r1, sl, r7 │ │ │ │ - andseq r4, r0, ip, lsr #15 │ │ │ │ - andseq r4, r0, sl, asr #15 │ │ │ │ - andseq r5, r1, sl, ror r7 │ │ │ │ - andseq r4, r0, ip, lsl #15 │ │ │ │ - @ instruction: 0x001047f8 │ │ │ │ + andseq r4, r0, r0, ror r8 │ │ │ │ + andseq r5, r1, r4, ror #15 │ │ │ │ + @ instruction: 0x001047f6 │ │ │ │ + andseq r4, r0, r0, lsr r8 │ │ │ │ + mulseq r1, r6, r7 │ │ │ │ + andseq r4, r0, r8, lsr #15 │ │ │ │ + andseq r4, r0, r6, asr #15 │ │ │ │ + andseq r5, r1, r6, ror r7 │ │ │ │ + andseq r4, r0, r8, lsl #15 │ │ │ │ + @ instruction: 0x001047f4 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ blhi 18e488 │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c0f8cc │ │ │ │ addlt r6, r5, ip, lsl #20 │ │ │ │ bhi 110eaa4 <__bss_end__@@Base+0xe092f0> │ │ │ │ @@ -193335,17 +193335,17 @@ │ │ │ │ ldrbtmi r4, [fp], #-2056 @ 0xfffff7f8 │ │ │ │ teqcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7424478 │ │ │ │ svclt 0x0000ea16 │ │ │ │ andseq r6, sp, r4, ror #31 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x001d6efc │ │ │ │ - @ instruction: 0x001154fe │ │ │ │ - andseq r4, r0, r0, lsl r5 │ │ │ │ - andseq r4, r0, r8, lsl #10 │ │ │ │ + @ instruction: 0x001154fa │ │ │ │ + andseq r4, r0, ip, lsl #10 │ │ │ │ + andseq r4, r0, r4, lsl #10 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0088f8cc │ │ │ │ @ instruction: 0x4658f8df │ │ │ │ @ instruction: 0xf8df4606 │ │ │ │ addslt r0, r5, r8, asr r6 │ │ │ │ @@ -194046,22 +194046,22 @@ │ │ │ │ adccs pc, fp, #64, 4 │ │ │ │ stmdami ip, {r0, r1, r3, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ stc 7, cr15, [r4], {65} @ 0x41 │ │ │ │ andseq r6, sp, r6, asr #15 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andseq r4, r1, ip, asr #28 │ │ │ │ + andseq r4, r1, r8, asr #28 │ │ │ │ andseq r6, sp, lr, ror #11 │ │ │ │ - andseq r4, r1, sl, asr #20 │ │ │ │ - andseq r3, r0, ip, lsl #21 │ │ │ │ - andseq r1, r0, r4, lsr #26 │ │ │ │ - andseq r4, r1, r4, lsr sl │ │ │ │ - andseq r3, r0, r6, ror sl │ │ │ │ - mulseq r0, sl, sl │ │ │ │ + andseq r4, r1, r6, asr #20 │ │ │ │ + andseq r3, r0, r8, lsl #21 │ │ │ │ + andseq r1, r0, r0, lsr #26 │ │ │ │ + andseq r4, r1, r0, lsr sl │ │ │ │ + andseq r3, r0, r2, ror sl │ │ │ │ + mulseq r0, r6, sl │ │ │ │ vst4.32 {d27-d30}, [pc], r4 │ │ │ │ push {r7, sl, fp, ip, lr} │ │ │ │ bl fec27d08 <__bss_end__@@Base+0xfe922554> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ mrcmi 15, 7, r0, cr14, cr0, {3} │ │ │ │ cdp 6, 15, cr4, cr7, cr4, {0} │ │ │ │ ldmmi sp!, {r9, fp, ip, sp, lr}^ │ │ │ │ @@ -194316,17 +194316,17 @@ │ │ │ │ stmdami r8, {r0, r1, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ b 1b91e4c <__bss_end__@@Base+0x188c698> │ │ │ │ andseq r6, sp, r8, asr #6 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r6, sp, r6, lsr #1 │ │ │ │ - andseq r4, r1, r0, lsl #12 │ │ │ │ - andseq r3, r0, r2, asr #12 │ │ │ │ - @ instruction: 0x001018da │ │ │ │ + @ instruction: 0x001145fc │ │ │ │ + andseq r3, r0, lr, lsr r6 │ │ │ │ + @ instruction: 0x001018d6 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec2b368 <__bss_end__@@Base+0xfe925bb4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strmi r0, [sp], -r8, ror #31 │ │ │ │ ldrsbne pc, [r0, #-128]! @ 0xffffff80 @ │ │ │ │ @ instruction: 0x46042718 │ │ │ │ ldrsbeq pc, [r4, #-128]! @ 0xffffff80 @ │ │ │ │ @@ -194471,25 +194471,25 @@ │ │ │ │ @ instruction: 0xf7414478 │ │ │ │ @ instruction: 0xf741e93a │ │ │ │ svclt 0x0000e944 │ │ │ │ @ instruction: 0x001d5ed4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r5, sp, r6, asr #28 │ │ │ │ andseq r7, lr, r2, lsr #20 │ │ │ │ - andseq r3, r0, r6, asr #11 │ │ │ │ - @ instruction: 0x001018f2 │ │ │ │ - andseq r3, r0, r6, asr r5 │ │ │ │ + andseq r3, r0, r2, asr #11 │ │ │ │ + andseq r1, r0, lr, ror #17 │ │ │ │ + andseq r3, r0, r2, asr r5 │ │ │ │ andseq r7, lr, r8, lsr #19 │ │ │ │ - andseq r3, r0, r6, lsr #10 │ │ │ │ - andseq r1, r0, r6, lsl #17 │ │ │ │ + andseq r3, r0, r2, lsr #10 │ │ │ │ + andseq r1, r0, r2, lsl #17 │ │ │ │ andseq r7, lr, r6, asr r9 │ │ │ │ - andseq r3, r0, r8, ror #9 │ │ │ │ - @ instruction: 0x001143dc │ │ │ │ - andseq r3, r0, r6, asr #8 │ │ │ │ - andseq r3, r0, r4, ror #8 │ │ │ │ + andseq r3, r0, r4, ror #9 │ │ │ │ + @ instruction: 0x001143d8 │ │ │ │ + andseq r3, r0, r2, asr #8 │ │ │ │ + andseq r3, r0, r0, ror #8 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e0f8cc │ │ │ │ ldrbvs lr, [ip], #-2514 @ 0xfffff62e │ │ │ │ rsble r2, r3, r0, lsl #28 │ │ │ │ @ instruction: 0x46074690 │ │ │ │ @@ -194544,22 +194544,22 @@ │ │ │ │ @ instruction: 0xe7b2f8fd │ │ │ │ rscscs r4, r1, #10240 @ 0x2800 │ │ │ │ stmdami fp, {r1, r3, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-792 @ 0xfffffce8 │ │ │ │ ldm lr, {r0, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ andseq r7, lr, r6, asr r8 │ │ │ │ - @ instruction: 0x001033fa │ │ │ │ - andseq r1, r0, r6, lsr #14 │ │ │ │ + @ instruction: 0x001033f6 │ │ │ │ + andseq r1, r0, r2, lsr #14 │ │ │ │ andseq r7, lr, r0, lsl #16 │ │ │ │ - andseq r3, r0, r6, ror r3 │ │ │ │ - @ instruction: 0x001016d8 │ │ │ │ - andseq r4, r1, r8, lsr #5 │ │ │ │ - andseq r3, r0, r2, lsl r3 │ │ │ │ - andseq r3, r0, lr, lsr #6 │ │ │ │ + andseq r3, r0, r2, ror r3 │ │ │ │ + @ instruction: 0x001016d4 │ │ │ │ + andseq r4, r1, r4, lsr #5 │ │ │ │ + andseq r3, r0, lr, lsl #6 │ │ │ │ + andseq r3, r0, sl, lsr #6 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d8f8cc │ │ │ │ addlt r4, r3, r0, asr #20 │ │ │ │ ldrbtmi r4, [sl], #-2880 @ 0xfffff4c0 │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @@ -194690,22 +194690,22 @@ │ │ │ │ mrclt 7, 7, APSR_nzcv, cr8, cr15, {7} │ │ │ │ adccs r4, sp, #10240 @ 0x2800 │ │ │ │ stmdami fp, {r1, r3, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-816 @ 0xfffffcd0 │ │ │ │ svc 0x007af740 │ │ │ │ andseq r7, lr, r2, lsl r6 │ │ │ │ - @ instruction: 0x001031b6 │ │ │ │ - andseq r1, r0, r4, ror #9 │ │ │ │ + @ instruction: 0x001031b2 │ │ │ │ + andseq r1, r0, r0, ror #9 │ │ │ │ andseq r7, lr, r0, asr #11 │ │ │ │ - andseq r3, r0, r6, lsr r1 │ │ │ │ - mulseq r0, ip, r4 │ │ │ │ - andseq r4, r1, r0, rrx │ │ │ │ - andseq r3, r0, sl, asr #1 │ │ │ │ - andseq r3, r0, r6, ror #1 │ │ │ │ + andseq r3, r0, r2, lsr r1 │ │ │ │ + mulseq r0, r8, r4 │ │ │ │ + andseq r4, r1, ip, asr r0 │ │ │ │ + andseq r3, r0, r6, asr #1 │ │ │ │ + andseq r3, r0, r2, ror #1 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00a0f8cc │ │ │ │ @ instruction: 0xb0904ad2 │ │ │ │ @ instruction: 0x46054bd2 │ │ │ │ mrcmi 4, 6, r4, cr2, cr10, {3} │ │ │ │ @@ -194917,36 +194917,36 @@ │ │ │ │ movtcc r4, #33913 @ 0x8479 │ │ │ │ @ instruction: 0xf7404478 │ │ │ │ svclt 0x0000edbc │ │ │ │ andseq r5, sp, ip, lsr r9 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r5, sp, r6, lsr r9 │ │ │ │ andseq r7, lr, lr, lsl r5 │ │ │ │ - ldrsheq r3, [r0], -r0 │ │ │ │ + andseq r3, r0, ip, ror #1 │ │ │ │ andeq r0, r0, r0, lsl #13 │ │ │ │ andeq r0, r0, r4, lsl #20 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ mulseq lr, r2, r4 │ │ │ │ - mulseq r0, r8, r0 │ │ │ │ + mulseq r0, r4, r0 │ │ │ │ andeq r0, r0, ip, asr #21 │ │ │ │ @ instruction: 0xfffffdd5 │ │ │ │ @ instruction: 0x001e73f6 │ │ │ │ - andseq r3, r0, lr │ │ │ │ + andseq r3, r0, sl │ │ │ │ andseq r5, sp, r2, asr #15 │ │ │ │ andeq r0, r0, r4, lsl lr │ │ │ │ - andseq r2, r0, sl, lsr #30 │ │ │ │ + andseq r2, r0, r6, lsr #30 │ │ │ │ @ instruction: 0x001e72fa │ │ │ │ - @ instruction: 0x00102eb4 │ │ │ │ + @ instruction: 0x00102eb0 │ │ │ │ andeq r0, r0, r0, lsl fp │ │ │ │ @ instruction: 0xfffff9cf │ │ │ │ andseq r7, lr, r2, asr r2 │ │ │ │ - andseq r1, r0, r2, asr #2 │ │ │ │ + andseq r1, r0, lr, lsr r1 │ │ │ │ @ instruction: 0xfffff73b │ │ │ │ - andseq r3, r1, r2, ror #25 │ │ │ │ - andseq r2, r0, ip, asr #26 │ │ │ │ + @ instruction: 0x00113cde │ │ │ │ + andseq r2, r0, r8, asr #26 │ │ │ │ andeq sl, pc, r8, ror lr @ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec2bd1c <__bss_end__@@Base+0xfe926568> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmib r0, {r4, r5, r6, r7, r8, r9, sl, fp}^ │ │ │ │ orrlt r2, sl, ip, asr r4 │ │ │ │ ldrcc r4, [r8], #-1542 @ 0xfffff9fa │ │ │ │ @@ -195081,17 +195081,17 @@ │ │ │ │ @ instruction: 0xffffff2b │ │ │ │ @ instruction: 0xffffff2b │ │ │ │ @ instruction: 0xffffff2b │ │ │ │ @ instruction: 0xffffff2b │ │ │ │ @ instruction: 0xffffff2b │ │ │ │ @ instruction: 0xffffff2b │ │ │ │ @ instruction: 0xffffff2b │ │ │ │ - @ instruction: 0x00113af2 │ │ │ │ - @ instruction: 0x00102bd0 │ │ │ │ - andseq r2, r0, lr, ror #23 │ │ │ │ + andseq r3, r1, lr, ror #21 │ │ │ │ + andseq r2, r0, ip, asr #23 │ │ │ │ + andseq r2, r0, sl, ror #23 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00a8f8cc │ │ │ │ ldrmi fp, [r4], -sp, lsl #1 │ │ │ │ blmi 1c267cc <__bss_end__@@Base+0x1921018> │ │ │ │ strmi r4, [sp], -r6, lsl #12 │ │ │ │ @@ -195202,17 +195202,17 @@ │ │ │ │ stmdami r8, {r0, r1, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ bl 2092c20 <__bss_end__@@Base+0x1d8d46c> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r5, sp, r0, lsr #6 │ │ │ │ andseq r5, sp, sl, lsl #4 │ │ │ │ - andseq r3, r1, r8, ror #17 │ │ │ │ - andseq r2, r0, r6, asr #19 │ │ │ │ - andseq r2, r0, r6, lsl sl │ │ │ │ + andseq r3, r1, r4, ror #17 │ │ │ │ + andseq r2, r0, r2, asr #19 │ │ │ │ + andseq r2, r0, r2, lsl sl │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ bmi 9e67a0 <__bss_end__@@Base+0x6e0fec> │ │ │ │ blmi 9e69b0 <__bss_end__@@Base+0x6e11fc> │ │ │ │ addlt r4, r8, sl, ror r4 │ │ │ │ @@ -195479,21 +195479,21 @@ │ │ │ │ bvs c0eff0 <__bss_end__@@Base+0x90983c> │ │ │ │ @ instruction: 0xf47f2c00 │ │ │ │ ldrb sl, [r0], -r3, lsl #29 │ │ │ │ stmdb r0!, {r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ andseq r5, sp, r2, lsr #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r5, sp, r8, lsl #1 │ │ │ │ - andseq r2, r0, sl, lsl #18 │ │ │ │ - andseq r3, r1, r2, asr #9 │ │ │ │ - andseq r2, r0, r0, lsr #11 │ │ │ │ - mulseq r0, ip, lr │ │ │ │ - andseq r3, r1, ip, lsr #9 │ │ │ │ - andseq r2, r0, sl, lsl #11 │ │ │ │ - andseq r1, r0, r6, ror #28 │ │ │ │ + andseq r2, r0, r6, lsl #18 │ │ │ │ + @ instruction: 0x001134be │ │ │ │ + mulseq r0, ip, r5 │ │ │ │ + mulseq r0, r8, lr │ │ │ │ + andseq r3, r1, r8, lsr #9 │ │ │ │ + andseq r2, r0, r6, lsl #11 │ │ │ │ + andseq r1, r0, r2, ror #28 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0058f8cc │ │ │ │ stmibcs r4, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8dfb0a1 │ │ │ │ ldrbtmi r3, [sl], #-2436 @ 0xfffff67c │ │ │ │ @@ -196103,20 +196103,20 @@ │ │ │ │ stmdami fp, {r1, r3, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-864 @ 0xfffffca0 │ │ │ │ ldcl 7, cr15, [r4], #-252 @ 0xffffff04 │ │ │ │ andseq r4, sp, sl, ror #25 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r4, sp, r2, asr sl │ │ │ │ - andseq r2, r1, sl, lsr #24 │ │ │ │ - andseq r1, r0, r8, lsl #26 │ │ │ │ - andseq r1, r0, ip, ror sp │ │ │ │ - @ instruction: 0x00112ad4 │ │ │ │ - @ instruction: 0x00101bb2 │ │ │ │ - andseq r1, r0, lr, lsl #9 │ │ │ │ + andseq r2, r1, r6, lsr #24 │ │ │ │ + andseq r1, r0, r4, lsl #26 │ │ │ │ + andseq r1, r0, r8, ror sp │ │ │ │ + @ instruction: 0x00112ad0 │ │ │ │ + andseq r1, r0, lr, lsr #23 │ │ │ │ + andseq r1, r0, sl, lsl #9 │ │ │ │ ldmib r0, {r4, r5, sl, ip, sp, pc}^ │ │ │ │ stccs 5, cr4, [r0, #-200] @ 0xffffff38 │ │ │ │ strcc fp, [r1], #-3864 @ 0xfffff0e8 │ │ │ │ @ instruction: 0xf8d0b19c │ │ │ │ bl 22a0ac │ │ │ │ addmi r0, sp, #4, 24 @ 0x400 │ │ │ │ strbmi sp, [r2, #-784]! @ 0xfffffcf0 │ │ │ │ @@ -196159,17 +196159,17 @@ │ │ │ │ mvnsle r2, r0, lsl #24 │ │ │ │ ldclt 6, cr4, [r0, #-32] @ 0xffffffe0 │ │ │ │ vqdmulh.s d20, d0, d4 │ │ │ │ stmdbmi r4, {r0, r6, r7, r9, ip} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl 93b1c │ │ │ │ - andseq r2, r1, r2, lsl #21 │ │ │ │ - andseq r1, r0, ip, asr #22 │ │ │ │ - @ instruction: 0x001018b2 │ │ │ │ + andseq r2, r1, lr, ror sl │ │ │ │ + andseq r1, r0, r8, asr #22 │ │ │ │ + andseq r1, r0, lr, lsr #17 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ bmi 17a769c <__bss_end__@@Base+0x14a1ee8> │ │ │ │ blmi 17a78a4 <__bss_end__@@Base+0x14a20f0> │ │ │ │ addlt r4, r8, sl, ror r4 │ │ │ │ @@ -196261,17 +196261,17 @@ │ │ │ │ ldrbtmi r4, [fp], #-2056 @ 0xfffff7f8 │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf73f4478 │ │ │ │ svclt 0x0000eb3a │ │ │ │ andseq r4, sp, ip, asr r2 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r4, sp, r0, asr #3 │ │ │ │ - @ instruction: 0x001128fa │ │ │ │ - andseq r1, r0, r4, asr #19 │ │ │ │ - andseq r1, r0, r0, asr r7 │ │ │ │ + @ instruction: 0x001128f6 │ │ │ │ + andseq r1, r0, r0, asr #19 │ │ │ │ + andseq r1, r0, ip, asr #14 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0088f8cc │ │ │ │ bmi 1be7830 <__bss_end__@@Base+0x18e207c> │ │ │ │ blmi 1be7858 <__bss_end__@@Base+0x18e20a4> │ │ │ │ addslt r4, r5, sl, ror r4 │ │ │ │ @@ -196379,22 +196379,22 @@ │ │ │ │ stmdami sp, {r2, r3, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-812 @ 0xfffffcd4 │ │ │ │ b 1413e80 <__bss_end__@@Base+0x110e6cc> │ │ │ │ b 1693e84 <__bss_end__@@Base+0x138e6d0> │ │ │ │ andseq r4, sp, r4, asr #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andseq r3, r0, ip, lsr #25 │ │ │ │ + andseq r3, r0, r8, lsr #25 │ │ │ │ @ instruction: 0x001d3ffe │ │ │ │ - andseq r2, r1, sl, asr #14 │ │ │ │ - andseq r1, r0, r4, lsl r8 │ │ │ │ - andseq r1, r0, r8, lsr r8 │ │ │ │ - andseq r2, r1, r0, lsr #14 │ │ │ │ - andseq r1, r0, sl, ror #15 │ │ │ │ - andseq r1, r0, r6, ror r5 │ │ │ │ + andseq r2, r1, r6, asr #14 │ │ │ │ + andseq r1, r0, r0, lsl r8 │ │ │ │ + andseq r1, r0, r4, lsr r8 │ │ │ │ + andseq r2, r1, ip, lsl r7 │ │ │ │ + andseq r1, r0, r6, ror #15 │ │ │ │ + andseq r1, r0, r2, ror r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec2d3b8 <__bss_end__@@Base+0xfe927c04> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [sl], {208} @ 0xd0 │ │ │ │ blmi 7679d8 <__bss_end__@@Base+0x462224> │ │ │ │ ldrbtmi fp, [ip], #-137 @ 0xffffff77 │ │ │ │ ldrdeq pc, [r4, #-128]! @ 0xffffff80 │ │ │ │ @@ -196605,16 +196605,16 @@ │ │ │ │ strtmi r2, [r0], -r2, lsl #2 │ │ │ │ cdp2 7, 2, cr15, cr10, cr14, {6} │ │ │ │ @ instruction: 0xf73fe7b8 │ │ │ │ svclt 0x0000e896 │ │ │ │ andseq r3, sp, sl, asr ip │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r3, sp, r2, lsr #24 │ │ │ │ - andseq r1, r0, r2, ror #9 │ │ │ │ - @ instruction: 0x001037b0 │ │ │ │ + @ instruction: 0x001014de │ │ │ │ + andseq r3, r0, ip, lsr #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec2d728 <__bss_end__@@Base+0xfe927f74> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0fe8 │ │ │ │ addlt ip, r4, r0, ror r0 │ │ │ │ ldrbtmi r4, [ip], #3099 @ 0xc1b │ │ │ │ bmi 7e91a8 <__bss_end__@@Base+0x4e39f4> │ │ │ │ @@ -196918,24 +196918,24 @@ │ │ │ │ stmdami pc, {r1, r2, r3, r8, fp, lr} @ │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf73e4478 │ │ │ │ @ instruction: 0xf73eee18 │ │ │ │ svclt 0x0000ee22 │ │ │ │ andseq r3, sp, lr, asr #15 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andseq r1, r0, lr, lsr #3 │ │ │ │ - andseq r3, r0, lr, lsr #6 │ │ │ │ - andseq r1, r0, r2, asr r1 │ │ │ │ + andseq r1, r0, sl, lsr #3 │ │ │ │ + andseq r3, r0, sl, lsr #6 │ │ │ │ + andseq r1, r0, lr, asr #2 │ │ │ │ andseq r3, sp, ip, lsl #14 │ │ │ │ - andseq r1, r0, r2, lsl r1 │ │ │ │ - ldrheq r1, [r0], -sl │ │ │ │ + andseq r1, r0, lr, lsl #2 │ │ │ │ + ldrheq r1, [r0], -r6 │ │ │ │ @ instruction: 0x001e54f0 │ │ │ │ - andseq r1, r1, r4, lsl #30 │ │ │ │ - andseq r1, r0, sl, lsr #1 │ │ │ │ - andseq r1, r0, r8, asr #1 │ │ │ │ + andseq r1, r1, r0, lsl #30 │ │ │ │ + andseq r1, r0, r6, lsr #1 │ │ │ │ + andseq r1, r0, r4, asr #1 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec2dc2c <__bss_end__@@Base+0xfe928478> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strmi r0, [r6], -r8, ror #31 │ │ │ │ andcs r4, r1, pc, lsl #12 │ │ │ │ orrsvc pc, ip, pc, asr #8 │ │ │ │ ldc 7, cr15, [r4], #-252 @ 0xffffff04 │ │ │ │ @@ -197117,15 +197117,15 @@ │ │ │ │ andseq r3, sp, r6, lsl #8 │ │ │ │ andeq r0, r0, r8, ror #12 │ │ │ │ @ instruction: 0x001d33d4 │ │ │ │ stmdami r3, {r1, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmdalt sl!, {r0, r1, r2, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ andseq lr, ip, ip, lsl r7 │ │ │ │ - andseq r0, r0, sl, ror #27 │ │ │ │ + andseq r0, r0, r6, ror #27 │ │ │ │ @ instruction: 0xf0024b05 │ │ │ │ @ instruction: 0xf8df0203 │ │ │ │ ldrbtmi ip, [fp], #-20 @ 0xffffffec │ │ │ │ andcc pc, ip, r3, asr r8 @ │ │ │ │ bvs fe7b0d9c <__bss_end__@@Base+0xfe4ab5e8> │ │ │ │ @ instruction: 0x4718681b │ │ │ │ andseq r3, sp, sl, ror r3 │ │ │ │ @@ -197185,15 +197185,15 @@ │ │ │ │ stmdbmi r6, {r3, r4, r8, r9, sl, lr} │ │ │ │ ldrbtmi r4, [r9], #-2054 @ 0xfffff7fa │ │ │ │ @ instruction: 0xf0e54478 │ │ │ │ andcs pc, r0, r5, asr ip @ │ │ │ │ svclt 0x0000bd70 │ │ │ │ @ instruction: 0x001d32b4 │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ - @ instruction: 0x00100cf2 │ │ │ │ + andseq r0, r0, lr, ror #25 │ │ │ │ andseq r5, lr, r0, asr #1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec2e038 <__bss_end__@@Base+0xfe928884> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ andscs r0, r0, #248, 30 @ 0x3e0 │ │ │ │ teqpeq r0, r0 @ @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf0db4611 │ │ │ │ @@ -197203,15 +197203,15 @@ │ │ │ │ @ instruction: 0xbd1069e0 │ │ │ │ stmdbmi r5, {r2, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1144 @ 0xfffffb88 │ │ │ │ @ instruction: 0xf0e5301c │ │ │ │ andcs pc, r0, pc, lsr #24 │ │ │ │ svclt 0x0000bd10 │ │ │ │ andseq r5, lr, r8, ror r0 │ │ │ │ - andseq r0, r0, r6, lsr #25 │ │ │ │ + andseq r0, r0, r2, lsr #25 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e8f8cc │ │ │ │ ldrmi r4, [r6], -ip, lsl #12 │ │ │ │ teqpeq r0, r0 @ @ p-variant is OBSOLETE │ │ │ │ stmibhi sl, {r0, r1, r2, r3, r4, r9, sl, lr} │ │ │ │ @@ -197227,15 +197227,15 @@ │ │ │ │ stmdami r5, {r0, r2, r3, r4, r7, r8, fp, ip, sp, pc} │ │ │ │ ldrbtmi r4, [r8], #-2309 @ 0xfffff6fb │ │ │ │ eorscc r4, r8, r9, ror r4 │ │ │ │ stc2 0, cr15, [r0], {229} @ 0xe5 │ │ │ │ ldmfd sp!, {sp} │ │ │ │ svclt 0x000081f0 │ │ │ │ andseq r5, lr, sl, lsl r0 │ │ │ │ - andseq r0, r0, r8, asr #24 │ │ │ │ + andseq r0, r0, r4, asr #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec2e0dc <__bss_end__@@Base+0xfe928928> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff8 │ │ │ │ teqpeq r0, r0 @ @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xff34f0db │ │ │ │ teqpeq r0, r4 @ @ p-variant is OBSOLETE │ │ │ │ @@ -197300,18 +197300,18 @@ │ │ │ │ subscc r4, r4, r9, ror r4 │ │ │ │ blx 1d93376 <__bss_end__@@Base+0x1a8dbc2> │ │ │ │ @ instruction: 0xf73ee7ae │ │ │ │ svclt 0x0000eb28 │ │ │ │ mulseq sp, r2, r1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r3, sp, sl, asr r1 │ │ │ │ - mulseq r0, r6, fp │ │ │ │ - andseq r2, r0, r4, ror #25 │ │ │ │ + mulseq r0, r2, fp │ │ │ │ + andseq r2, r0, r0, ror #25 │ │ │ │ @ instruction: 0x001e4efe │ │ │ │ - andseq r0, r0, ip, lsr #22 │ │ │ │ + andseq r0, r0, r8, lsr #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec2e20c <__bss_end__@@Base+0xfe928a58> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0fe8 │ │ │ │ addlt ip, r4, r0, ror r0 │ │ │ │ ldrbtmi r4, [ip], #3099 @ 0xc1b │ │ │ │ bmi 7e9c8c <__bss_end__@@Base+0x4e44d8> │ │ │ │ @@ -197709,15 +197709,15 @@ │ │ │ │ andcs pc, r0, r3, asr #16 │ │ │ │ strdcs fp, [r2], -r8 │ │ │ │ svclt 0x0000bdf8 │ │ │ │ @ instruction: 0x001f81b2 │ │ │ │ mulseq sp, lr, sl │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ @ instruction: 0xfffffdf3 │ │ │ │ - andseq r0, r0, lr, ror #10 │ │ │ │ + andseq r0, r0, sl, ror #10 │ │ │ │ andseq r4, lr, ip, lsl #18 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00a0f8cc │ │ │ │ addlt r4, pc, r8, lsl #23 │ │ │ │ @ instruction: 0xf04f4a88 │ │ │ │ @@ -197857,27 +197857,27 @@ │ │ │ │ @ instruction: 0xf0e48004 │ │ │ │ smlald pc, fp, r9, pc @ │ │ │ │ andseq r2, sp, r6, lsr #20 │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ andseq r8, pc, r0, lsr r1 @ │ │ │ │ @ instruction: 0xfffffd91 │ │ │ │ andseq r4, lr, lr, lsr #17 │ │ │ │ - andseq r0, r0, r6, asr #10 │ │ │ │ + andseq r0, r0, r2, asr #10 │ │ │ │ ldrsbeq r8, [pc], -r2 │ │ │ │ andseq r4, lr, r4, asr r8 │ │ │ │ - andseq r0, r0, lr, lsl #10 │ │ │ │ - andseq r0, r0, r0, lsl #10 │ │ │ │ - andseq r0, r0, r6, lsl #10 │ │ │ │ + andseq r0, r0, sl, lsl #10 │ │ │ │ + @ instruction: 0x001004fc │ │ │ │ + andseq r0, r0, r2, lsl #10 │ │ │ │ andseq r8, pc, r0, lsl #1 │ │ │ │ andseq r4, lr, r0, lsl r8 │ │ │ │ - andseq r0, r0, r2, lsr #11 │ │ │ │ - andseq r0, r0, lr, asr #11 │ │ │ │ - andseq r0, r0, r0, lsl r6 │ │ │ │ - andseq r0, r0, r4, lsl #9 │ │ │ │ - andseq r0, r0, sl, lsl #8 │ │ │ │ + mulseq r0, lr, r5 │ │ │ │ + andseq r0, r0, sl, asr #11 │ │ │ │ + andseq r0, r0, ip, lsl #12 │ │ │ │ + andseq r0, r0, r0, lsl #9 │ │ │ │ + andseq r0, r0, r6, lsl #8 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d8f8cc │ │ │ │ addlt r4, r2, sl, lsr fp │ │ │ │ ldrdls pc, [r8], #143 @ 0x8f @ │ │ │ │ ldrbtmi r4, [fp], #-1541 @ 0xfffff9fb │ │ │ │ @@ -197936,15 +197936,15 @@ │ │ │ │ ldmdavs r2!, {r3, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ movwcc r6, #7443 @ 0x1d13 │ │ │ │ @ instruction: 0xe7be6513 │ │ │ │ ldr r2, [sp, r2]! │ │ │ │ @ instruction: 0x001f7eba │ │ │ │ andseq r2, sp, r6, lsr #15 │ │ │ │ andseq r4, lr, sl, lsl r6 │ │ │ │ - andseq r0, r0, lr, ror #8 │ │ │ │ + andseq r0, r0, sl, ror #8 │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ andseq r7, pc, r0, asr lr @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fec2ebf8 <__bss_end__@@Base+0xfe929444> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 41b9e0 <__bss_end__@@Base+0x11622c> │ │ │ │ ldrbtmi r4, [fp], #-1538 @ 0xfffff9fe │ │ │ │ @@ -197958,15 +197958,15 @@ │ │ │ │ ldrbtmi r4, [r8], #-2310 @ 0xfffff6fa │ │ │ │ @ instruction: 0xf5004479 │ │ │ │ @ instruction: 0xf0e4709a │ │ │ │ andcs pc, r4, fp, asr #28 │ │ │ │ svclt 0x0000bd08 │ │ │ │ andseq r7, pc, lr, lsr #27 │ │ │ │ andseq r4, lr, r2, lsr #10 │ │ │ │ - andseq r0, r0, r0, lsr #7 │ │ │ │ + mulseq r0, ip, r3 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b8f8cc │ │ │ │ @ instruction: 0x3660f8df │ │ │ │ ldrmi r4, [r7], -r0, lsl #13 │ │ │ │ ldrbtmi r4, [fp], #-1550 @ 0xfffff9f2 │ │ │ │ @@ -198374,75 +198374,75 @@ │ │ │ │ ldrbtmi r4, [fp], #-2626 @ 0xfffff5be │ │ │ │ ldrbtmi r9, [sl], #-2052 @ 0xfffff7fc │ │ │ │ ldcvs 8, cr6, [fp, #-108] @ 0xffffff94 │ │ │ │ mrc 7, 7, APSR_nzcv, cr6, cr13, {1} │ │ │ │ str r4, [r5, #1028] @ 0x404 │ │ │ │ andseq r7, pc, r6, asr sp @ │ │ │ │ andseq r7, pc, sl, lsl ip @ │ │ │ │ - andseq r0, r0, r0, asr r2 │ │ │ │ + andseq r0, r0, ip, asr #4 │ │ │ │ andseq r7, pc, r4, asr #23 │ │ │ │ - @ instruction: 0x0010c6d2 │ │ │ │ + andseq ip, r0, lr, asr #13 │ │ │ │ mulseq pc, r8, fp @ │ │ │ │ - andeq sl, pc, r6, lsr #20 │ │ │ │ + andeq sl, pc, r2, lsr #20 │ │ │ │ andseq r7, pc, r8, ror fp @ │ │ │ │ - andeq sl, pc, r6, lsl #20 │ │ │ │ + andeq sl, pc, r2, lsl #20 │ │ │ │ andseq r7, pc, r8, asr fp @ │ │ │ │ - andeq sl, pc, r6, ror #19 │ │ │ │ + andeq sl, pc, r2, ror #19 │ │ │ │ andseq r7, pc, r8, lsr fp @ │ │ │ │ - andseq ip, r0, r6, asr #12 │ │ │ │ + andseq ip, r0, r2, asr #12 │ │ │ │ andseq r7, pc, r8, lsl fp @ │ │ │ │ - andseq r0, r0, r6, asr #2 │ │ │ │ + andseq r0, r0, r2, asr #2 │ │ │ │ andseq r7, pc, sl, ror #21 │ │ │ │ - andeq sl, pc, r8, ror r9 @ │ │ │ │ + andeq sl, pc, r4, ror r9 @ │ │ │ │ andseq r7, pc, sl, asr #21 │ │ │ │ - @ instruction: 0x0010c5d8 │ │ │ │ + @ instruction: 0x0010c5d4 │ │ │ │ andseq r7, pc, sl, lsr #21 │ │ │ │ - @ instruction: 0x0010c5b8 │ │ │ │ + @ instruction: 0x0010c5b4 │ │ │ │ andseq r7, pc, lr, lsl #21 │ │ │ │ - andeq sl, pc, ip, lsl r9 @ │ │ │ │ - ldrheq r0, [r0], -r2 │ │ │ │ + andeq sl, pc, r8, lsl r9 @ │ │ │ │ + andseq r0, r0, lr, lsr #1 │ │ │ │ andseq r7, pc, r2, asr #20 │ │ │ │ - andseq r0, r0, sl, ror r0 │ │ │ │ + andseq r0, r0, r6, ror r0 │ │ │ │ andseq r7, pc, r6, lsl sl @ │ │ │ │ - andseq r0, r0, lr, asr #32 │ │ │ │ - andseq r0, r0, r0, asr #32 │ │ │ │ + andseq r0, r0, sl, asr #32 │ │ │ │ + andseq r0, r0, ip, lsr r0 │ │ │ │ andseq r7, pc, r6, asr #19 │ │ │ │ - @ instruction: 0x000fffba │ │ │ │ + @ instruction: 0x000fffb6 │ │ │ │ andseq r7, pc, r4, asr r9 @ │ │ │ │ - andeq pc, pc, r8, asr #30 │ │ │ │ + andeq pc, pc, r4, asr #30 │ │ │ │ andseq r7, pc, r4, ror #17 │ │ │ │ - ldrdeq pc, [pc], -r8 │ │ │ │ + ldrdeq pc, [pc], -r4 │ │ │ │ andseq r7, pc, r0, lsl #17 │ │ │ │ - andseq ip, r0, lr, lsl #7 │ │ │ │ + andseq ip, r0, sl, lsl #7 │ │ │ │ andseq r7, pc, r4, ror #16 │ │ │ │ - andseq ip, r0, r2, ror r3 │ │ │ │ + andseq ip, r0, lr, ror #6 │ │ │ │ andseq r7, pc, r8, asr #16 │ │ │ │ - andseq ip, r0, r6, asr r3 │ │ │ │ + andseq ip, r0, r2, asr r3 │ │ │ │ andseq r7, pc, ip, lsr #16 │ │ │ │ - andseq ip, r0, sl, lsr r3 │ │ │ │ + andseq ip, r0, r6, lsr r3 │ │ │ │ andseq r7, pc, r0, lsl r8 @ │ │ │ │ - andeq pc, pc, lr, asr #28 │ │ │ │ - andeq pc, pc, r4, asr #28 │ │ │ │ - andeq pc, pc, r4, lsr lr @ │ │ │ │ - andeq pc, pc, r4, lsr #28 │ │ │ │ - andeq pc, pc, r4, lsl lr @ │ │ │ │ - andeq pc, pc, r4, lsl #28 │ │ │ │ - strdeq pc, [pc], -r4 │ │ │ │ + andeq pc, pc, sl, asr #28 │ │ │ │ + andeq pc, pc, r0, asr #28 │ │ │ │ + andeq pc, pc, r0, lsr lr @ │ │ │ │ + andeq pc, pc, r0, lsr #28 │ │ │ │ + andeq pc, pc, r0, lsl lr @ │ │ │ │ + andeq pc, pc, r0, lsl #28 │ │ │ │ + strdeq pc, [pc], -r0 │ │ │ │ mulseq pc, r8, r7 @ │ │ │ │ - andseq ip, r0, r4, lsr #5 │ │ │ │ + andseq ip, r0, r0, lsr #5 │ │ │ │ andseq r7, pc, r0, lsl #15 │ │ │ │ - andseq ip, r0, ip, lsl #5 │ │ │ │ + andseq ip, r0, r8, lsl #5 │ │ │ │ andseq r7, pc, r8, ror #14 │ │ │ │ - andeq pc, pc, r8, lsr #27 │ │ │ │ + andeq pc, pc, r4, lsr #27 │ │ │ │ andseq r7, pc, sl, asr #14 │ │ │ │ - andeq pc, pc, sl, lsl #27 │ │ │ │ + andeq pc, pc, r6, lsl #27 │ │ │ │ andseq r7, pc, ip, lsr #14 │ │ │ │ - andeq pc, pc, ip, ror #26 │ │ │ │ + andeq pc, pc, r8, ror #26 │ │ │ │ andseq r7, pc, lr, lsl #14 │ │ │ │ - andseq ip, r0, sl, lsl r2 │ │ │ │ + andseq ip, r0, r6, lsl r2 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ @ instruction: 0x46994693 │ │ │ │ bmi fe7e9a14 <__bss_end__@@Base+0xfe4e4260> │ │ │ │ strmi fp, [r2], r5, lsl #1 │ │ │ │ @@ -198598,31 +198598,31 @@ │ │ │ │ rscscs pc, r6, #64, 4 │ │ │ │ ldmdami r5, {r2, r4, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf73d4478 │ │ │ │ svclt 0x0000e8f6 │ │ │ │ ldrbtmi r0, [sl], #-0 │ │ │ │ andseq r7, pc, r4, ror #11 │ │ │ │ - muleq pc, ip, fp @ │ │ │ │ - andeq sl, pc, lr, lsr #7 │ │ │ │ - andeq pc, pc, r8, asr #22 │ │ │ │ - muleq pc, r4, r7 @ │ │ │ │ + muleq pc, r8, fp @ │ │ │ │ + andeq sl, pc, sl, lsr #7 │ │ │ │ + andeq pc, pc, r4, asr #22 │ │ │ │ + muleq pc, r0, r7 @ │ │ │ │ andeq r3, pc, lr, asr lr @ │ │ │ │ andseq r7, pc, sl, ror r4 @ │ │ │ │ - @ instruction: 0x000ffab2 │ │ │ │ - andseq fp, r0, r0, asr pc │ │ │ │ + andeq pc, pc, lr, lsr #21 │ │ │ │ + andseq fp, r0, ip, asr #30 │ │ │ │ andseq r7, pc, r8, lsr #8 │ │ │ │ - andeq pc, pc, r0, ror #20 │ │ │ │ - @ instruction: 0x000ff6b6 │ │ │ │ - andeq pc, pc, r2, lsr #13 │ │ │ │ - andeq pc, pc, r4, asr sl @ │ │ │ │ - @ instruction: 0x000fd4be │ │ │ │ - andseq r0, r1, r0, lsl r5 │ │ │ │ - ldrdeq pc, [pc], -lr │ │ │ │ - andeq pc, pc, r4, lsl #20 │ │ │ │ + andeq pc, pc, ip, asr sl @ │ │ │ │ + @ instruction: 0x000ff6b2 │ │ │ │ + muleq pc, lr, r6 @ │ │ │ │ + andeq pc, pc, r0, asr sl @ │ │ │ │ + @ instruction: 0x000fd4ba │ │ │ │ + andseq r0, r1, ip, lsl #10 │ │ │ │ + ldrdeq pc, [pc], -sl │ │ │ │ + andeq pc, pc, r0, lsl #20 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e0f8cc │ │ │ │ @ instruction: 0x460e4c30 │ │ │ │ @ instruction: 0x46984617 │ │ │ │ stmdavs r5!, {r2, r3, r4, r5, r6, sl, lr} │ │ │ │ @@ -198672,29 +198672,29 @@ │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ @ instruction: 0xf0e470a8 │ │ │ │ @ instruction: 0xe7f2f8b9 │ │ │ │ andseq r7, pc, r8, lsl r3 @ │ │ │ │ @ instruction: 0x001f72b0 │ │ │ │ mulseq pc, r2, r2 @ │ │ │ │ @ instruction: 0x001e39fe │ │ │ │ - andeq pc, pc, ip, ror r8 @ │ │ │ │ + andeq pc, pc, r8, ror r8 @ │ │ │ │ strmi r4, [r2], -sl, lsl #22 │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ ldmdblt r0, {r3, r4, r6, r8, fp, sp, lr} │ │ │ │ stmdavs r0, {r1, r2, sp, lr, pc} │ │ │ │ stmvs r3, {r5, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xd1fa429a │ │ │ │ svclt 0x0086f7fe │ │ │ │ stmdbmi r5, {r2, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1144 @ 0xfffffb88 │ │ │ │ adcsvc pc, r6, r0, lsl #10 │ │ │ │ ldmlt r8, {r2, r5, r6, r7, ip, sp, lr, pc} │ │ │ │ andseq r7, pc, r4, asr #4 │ │ │ │ @ instruction: 0x001e39bc │ │ │ │ - andeq pc, pc, sl, lsr r8 @ │ │ │ │ + andeq pc, pc, r6, lsr r8 @ │ │ │ │ svclt 0x00a6f7fe │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec2f7ac <__bss_end__@@Base+0xfe929ff8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [r7], {248} @ 0xf8 │ │ │ │ @ instruction: 0xf7fe447c │ │ │ │ teqplt r8, fp @ @ p-variant is OBSOLETE │ │ │ │ @@ -198807,16 +198807,16 @@ │ │ │ │ mulseq lr, sl, sl │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ strdeq r0, [r0], -sp │ │ │ │ andeq r0, r0, fp, ror #2 │ │ │ │ andseq r7, pc, r2, lsr #2 │ │ │ │ @ instruction: 0x001d19fe │ │ │ │ andeq r0, r0, sp, lsl #2 │ │ │ │ - andeq pc, pc, r6, lsr #14 │ │ │ │ - andseq r1, r0, r0, asr r5 │ │ │ │ + andeq pc, pc, r2, lsr #14 │ │ │ │ + andseq r1, r0, ip, asr #10 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec2f990 <__bss_end__@@Base+0xfe92a1dc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strmi r0, [r6], -r8, ror #31 │ │ │ │ andcs r4, r1, pc, lsl #12 │ │ │ │ orrsvc pc, r8, pc, asr #8 │ │ │ │ stc 7, cr15, [r2, #244] @ 0xf4 │ │ │ │ @@ -198844,15 +198844,15 @@ │ │ │ │ ldmvs fp, {r0, r5, r9, sl, lr}^ │ │ │ │ stmdbmi r5, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ strtmi r4, [r2], -r5, lsl #16 │ │ │ │ pop {r0, r3, r4, r5, r6, sl, lr} │ │ │ │ ldrbtmi r4, [r8], #-16 │ │ │ │ svclt 0x005af0e3 │ │ │ │ @ instruction: 0x001f6fbe │ │ │ │ - andeq pc, pc, r8, lsl #5 │ │ │ │ + andeq pc, pc, r4, lsl #5 │ │ │ │ andseq r3, lr, r2, ror #17 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ bleq feb16b5c <__bss_end__@@Base+0xfe8113a8> │ │ │ │ vmul.f32 d4, d29, d5[0] │ │ │ │ blmi ff22bd04 <__bss_end__@@Base+0xfef26550> │ │ │ │ @@ -199059,15 +199059,15 @@ │ │ │ │ andeq r0, r0, r7, ror #5 │ │ │ │ @ instruction: 0xffffff55 │ │ │ │ andseq r1, sp, lr, ror #15 │ │ │ │ andeq r0, r0, ip, asr pc │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ @ instruction: 0x00000db4 │ │ │ │ @ instruction: 0x001e35be │ │ │ │ - andeq pc, pc, r4, lsr #6 │ │ │ │ + andeq pc, pc, r0, lsr #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec2fd7c <__bss_end__@@Base+0xfe92a5c8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [r9], {240} @ 0xf0 │ │ │ │ ldrbtmi r6, [ip], #-2050 @ 0xfffff7fe │ │ │ │ strtmi r6, [r1], -r5, asr #17 │ │ │ │ @ instruction: 0x479868d3 │ │ │ │ @@ -199075,15 +199075,15 @@ │ │ │ │ ldrbtmi r4, [r8], #-1570 @ 0xfffff9de │ │ │ │ eorscc r4, r8, r9, ror r4 │ │ │ │ ldc2 0, cr15, [r2, #908] @ 0x38c │ │ │ │ strtmi r2, [r8], -r1, lsl #2 │ │ │ │ bl 141689c <__bss_end__@@Base+0x11110e8> │ │ │ │ andseq r6, pc, lr, lsr #24 │ │ │ │ andseq r3, lr, r6, asr r5 │ │ │ │ - strdeq lr, [pc], -r4 │ │ │ │ + strdeq lr, [pc], -r0 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ strmi fp, [r5], -r5, lsl #1 │ │ │ │ andcs r4, r1, lr, lsl #12 │ │ │ │ orrsvc pc, r8, pc, asr #8 │ │ │ │ @@ -199117,17 +199117,17 @@ │ │ │ │ ldrbtmi r4, [r8], #-1569 @ 0xfffff9df │ │ │ │ @ instruction: 0xf8d2f7cd │ │ │ │ stmdami r6, {r5, r8, fp, ip, sp, pc} │ │ │ │ ldrbtmi r4, [r8], #-1569 @ 0xfffff9df │ │ │ │ @ instruction: 0xf8ccf7cd │ │ │ │ svclt 0x0000bd10 │ │ │ │ @ instruction: 0x001d01b2 │ │ │ │ - andeq pc, pc, r8, asr #4 │ │ │ │ - andeq pc, pc, r6, asr #4 │ │ │ │ - andeq pc, pc, r6, asr #4 │ │ │ │ + andeq pc, pc, r4, asr #4 │ │ │ │ + andeq pc, pc, r2, asr #4 │ │ │ │ + andeq pc, pc, r2, asr #4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec2fe6c <__bss_end__@@Base+0xfe92a6b8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8910fe8 │ │ │ │ addlt ip, r4, r9, lsl r0 │ │ │ │ muls r8, r1, r8 │ │ │ │ @ instruction: 0xf1cc460a │ │ │ │ @@ -199322,28 +199322,28 @@ │ │ │ │ bl 1616c64 <__bss_end__@@Base+0x13114b0> │ │ │ │ andseq r1, sp, r6, lsl #6 │ │ │ │ @ instruction: 0x001d12fc │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x001d12bc │ │ │ │ andeq r0, r0, r4, lsl r8 │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ - ldrdeq pc, [pc], -r6 │ │ │ │ + ldrdeq pc, [pc], -r2 │ │ │ │ andeq r0, r0, ip, asr pc │ │ │ │ - @ instruction: 0x00100db6 │ │ │ │ - andeq lr, pc, r4, asr #31 │ │ │ │ + @ instruction: 0x00100db2 │ │ │ │ + andeq lr, pc, r0, asr #31 │ │ │ │ andseq r3, lr, r6, asr #4 │ │ │ │ andseq r3, lr, r2, lsr r2 │ │ │ │ - ldrdeq lr, [pc], -r6 │ │ │ │ + ldrdeq lr, [pc], -r2 │ │ │ │ andseq r3, lr, sl, lsl r2 │ │ │ │ - muleq pc, r2, pc @ │ │ │ │ + andeq lr, pc, lr, lsl #31 │ │ │ │ andseq r3, lr, r2, lsl #4 │ │ │ │ - andeq lr, pc, r6, lsr #31 │ │ │ │ - mulseq r0, r6, sl │ │ │ │ - andeq lr, pc, ip, lsr #31 │ │ │ │ - andeq lr, pc, lr, asr #31 │ │ │ │ + andeq lr, pc, r2, lsr #31 │ │ │ │ + mulseq r0, r2, sl │ │ │ │ + andeq lr, pc, r8, lsr #31 │ │ │ │ + andeq lr, pc, sl, asr #31 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec301cc <__bss_end__@@Base+0xfe92aa18> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strmi r0, [r6], -r8, ror #31 │ │ │ │ andcs r4, r1, pc, lsl #12 │ │ │ │ orrsvc pc, ip, pc, asr #8 │ │ │ │ stmdb r4!, {r0, r2, r3, r4, r5, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @@ -199363,22 +199363,22 @@ │ │ │ │ blx 696f4a <__bss_end__@@Base+0x391796> │ │ │ │ ldcllt 6, cr4, [r8, #160]! @ 0xa0 │ │ │ │ strb r2, [ip, r2, lsl #10]! │ │ │ │ stmdami r3, {r1, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ cdplt 7, 13, cr15, cr14, cr12, {6} │ │ │ │ andseq ip, ip, r8, lsr r5 │ │ │ │ - andeq lr, pc, r2, asr #30 │ │ │ │ + andeq lr, pc, lr, lsr pc @ │ │ │ │ svclt 0x00004770 │ │ │ │ strmi r4, [sl], -r3, lsl #16 │ │ │ │ ldrbtmi r4, [r8], #-2307 @ 0xfffff6fd │ │ │ │ @ instruction: 0xf0e34479 │ │ │ │ svclt 0x0000bb3f │ │ │ │ andseq r3, lr, r2, ror r1 │ │ │ │ - andeq lr, pc, ip, asr #20 │ │ │ │ + andeq lr, pc, r8, asr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ bl fec30258 <__bss_end__@@Base+0xfe92aaa4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3dd020 <__bss_end__@@Base+0xd786c> │ │ │ │ stmdbmi ip, {r1, r3, r9, sl, lr} │ │ │ │ ldrbtmi fp, [fp], #-131 @ 0xffffff7d │ │ │ │ ldrbtmi r4, [r9], #-1541 @ 0xfffff9fb │ │ │ │ @@ -199388,15 +199388,15 @@ │ │ │ │ sbcvc pc, r4, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0x4628447c │ │ │ │ movwls r5, #6371 @ 0x18e3 │ │ │ │ @ instruction: 0xf73c4619 │ │ │ │ @ instruction: 0x2101ef92 │ │ │ │ ldm r8, {r0, r2, r3, r4, r5, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ andseq r3, lr, sl, asr #2 │ │ │ │ - andeq lr, pc, r2, lsr #20 │ │ │ │ + andeq lr, pc, lr, lsl sl @ │ │ │ │ andseq r1, sp, r4, lsr #32 │ │ │ │ andeq r0, r0, r0, ror lr │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec302a8 <__bss_end__@@Base+0xfe92aaf4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ addlt r0, r4, r0, ror #31 │ │ │ │ strmi r2, [r6], -r0, lsl #8 │ │ │ │ @@ -199451,20 +199451,20 @@ │ │ │ │ tstcs r2, r2, lsr #12 │ │ │ │ @ instruction: 0xf7cb4628 │ │ │ │ ldrb pc, [pc, sp, ror #31] @ │ │ │ │ tstcs r2, r2, lsl #12 │ │ │ │ @ instruction: 0xf7cb9802 │ │ │ │ ldrb pc, [r9, r7, ror #31] @ │ │ │ │ @ instruction: 0x001d0fdc │ │ │ │ - @ instruction: 0x000feeba │ │ │ │ + @ instruction: 0x000feeb6 │ │ │ │ @ instruction: 0xffffff5b │ │ │ │ @ instruction: 0xffffff71 │ │ │ │ andeq r0, r0, r0, ror lr │ │ │ │ andseq r3, lr, r8, lsl #1 │ │ │ │ - andeq lr, pc, lr, asr lr @ │ │ │ │ + andeq lr, pc, sl, asr lr @ │ │ │ │ @ instruction: 0xfffffee7 │ │ │ │ andeq r0, r0, r1, rrx │ │ │ │ andeq r0, r0, sp, lsr #5 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d8f8cc │ │ │ │ @@ -199512,15 +199512,15 @@ │ │ │ │ @ instruction: 0xf85a4648 │ │ │ │ movwls r3, #4099 @ 0x1003 │ │ │ │ @ instruction: 0xf73c4619 │ │ │ │ @ instruction: 0x2101ee9c │ │ │ │ svc 0x00e2f73c │ │ │ │ andseq r0, sp, r4, asr #29 │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ - andseq pc, r0, lr, lsl #16 │ │ │ │ + andseq pc, r0, sl, lsl #16 │ │ │ │ andeq r0, r0, r0, ror lr │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ addlt r4, r7, r5, asr sl │ │ │ │ @ instruction: 0x46044b55 │ │ │ │ @@ -199669,15 +199669,15 @@ │ │ │ │ ldrmi r9, [r9], -r3, lsl #6 │ │ │ │ stcl 7, cr15, [r4, #-240]! @ 0xffffff10 │ │ │ │ @ instruction: 0xf73c2102 │ │ │ │ svclt 0x0000eeac │ │ │ │ andseq r0, sp, lr, asr #24 │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ @ instruction: 0x001e2cfa │ │ │ │ - andeq lr, pc, r6, ror #21 │ │ │ │ + andeq lr, pc, r2, ror #21 │ │ │ │ andeq r0, r0, r0, ror lr │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec30708 <__bss_end__@@Base+0xfe92af54> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 209d3d0 <__bss_end__@@Base+0x1d97c1c> │ │ │ │ blmi 20c5750 <__bss_end__@@Base+0x1dbff9c> │ │ │ │ ldrbtmi sl, [sl], #-2314 @ 0xfffff6f6 │ │ │ │ @@ -199807,15 +199807,15 @@ │ │ │ │ ldmda lr, {r2, r3, r4, r5, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ svclt 0x0000e7df │ │ │ │ andseq r0, sp, sl, lsl #23 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r0, sp, r8, ror fp │ │ │ │ @ instruction: 0xfffffaeb │ │ │ │ @ instruction: 0xfffffb01 │ │ │ │ - andeq lr, pc, r2, lsr sl @ │ │ │ │ + andeq lr, pc, lr, lsr #20 │ │ │ │ andeq r0, r0, r0, ror lr │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ andeq r0, r0, ip, asr pc │ │ │ │ mulseq sp, r4, sl │ │ │ │ andeq r0, r0, r7, asr r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec30940 <__bss_end__@@Base+0xfe92b18c> │ │ │ │ @@ -199866,15 +199866,15 @@ │ │ │ │ strbmi lr, [sp], #-2501 @ 0xfffff63b │ │ │ │ ldc2 7, cr15, [r0], #812 @ 0x32c │ │ │ │ andsmi pc, r7, sp, lsl #17 │ │ │ │ svclt 0x0000e7b0 │ │ │ │ andseq r0, sp, r0, asr r9 │ │ │ │ andeq r0, r0, r0, ror lr │ │ │ │ andseq r2, lr, r0, ror #19 │ │ │ │ - andeq lr, pc, lr, ror #15 │ │ │ │ + andeq lr, pc, sl, ror #15 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ strmi fp, [r4], -r5, lsl #1 │ │ │ │ andcs r4, r1, lr, lsl #12 │ │ │ │ @ instruction: 0x71a8f44f │ │ │ │ @@ -199913,15 +199913,15 @@ │ │ │ │ ldmib r5, {r5, r7, fp, sp, lr, pc}^ │ │ │ │ strtmi r2, [r2], #-768 @ 0xfffffd00 │ │ │ │ eorvs r1, sl, fp, lsl fp │ │ │ │ ldcllt 0, cr6, [r8, #428]! @ 0x1ac │ │ │ │ ldrtmi r4, [r8], -r2, lsl #18 │ │ │ │ @ instruction: 0xf73c4479 │ │ │ │ svclt 0x0000e912 │ │ │ │ - andeq lr, pc, r0, lsr r7 @ │ │ │ │ + andeq lr, pc, ip, lsr #14 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec30ad4 <__bss_end__@@Base+0xfe92b320> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 145d83c <__bss_end__@@Base+0x1158088> │ │ │ │ blmi 1485af4 <__bss_end__@@Base+0x1180340> │ │ │ │ mcrmi 4, 2, r4, cr14, cr10, {3} │ │ │ │ ldmpl r3, {r1, r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @@ -199999,26 +199999,26 @@ │ │ │ │ ldrbtmi r4, [fp], #-2065 @ 0xfffff7ef │ │ │ │ orrcc r4, r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf73b4478 │ │ │ │ svclt 0x0000ee06 │ │ │ │ andseq r0, sp, r0, asr #15 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x001d07bc │ │ │ │ - andeq lr, pc, r0, lsr #14 │ │ │ │ + andeq lr, pc, ip, lsl r7 @ │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ andeq r0, r0, ip, asr pc │ │ │ │ @ instruction: 0xfffffb65 │ │ │ │ - @ instruction: 0x001002f2 │ │ │ │ + andseq r0, r0, lr, ror #5 │ │ │ │ andseq r0, sp, r8, ror #13 │ │ │ │ - andseq pc, r0, r4, lsr #32 │ │ │ │ - andeq lr, pc, sl, lsl #12 │ │ │ │ - andeq lr, pc, sl, lsr r6 @ │ │ │ │ - andseq pc, r0, lr │ │ │ │ - strdeq lr, [pc], -r4 │ │ │ │ - andeq lr, pc, r0, lsl r6 @ │ │ │ │ + andseq pc, r0, r0, lsr #32 │ │ │ │ + andeq lr, pc, r6, lsl #12 │ │ │ │ + andeq lr, pc, r6, lsr r6 @ │ │ │ │ + andseq pc, r0, sl │ │ │ │ + strdeq lr, [pc], -r0 │ │ │ │ + andeq lr, pc, ip, lsl #12 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec30c58 <__bss_end__@@Base+0xfe92b4a4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi add9e0 <__bss_end__@@Base+0x7d822c> │ │ │ │ blmi b05c70 <__bss_end__@@Base+0x8004bc> │ │ │ │ ldrbtmi r4, [sl], #-1542 @ 0xfffff9fa │ │ │ │ andcs r4, r1, pc, lsl #12 │ │ │ │ @@ -200071,16 +200071,16 @@ │ │ │ │ @ instruction: 0xf960f7cc │ │ │ │ stmdami r6, {r4, r5, r8, fp, ip, sp, pc} │ │ │ │ pop {r0, r5, r9, sl, lr} │ │ │ │ ldrbtmi r4, [r8], #-16 │ │ │ │ ldmdblt r8, {r2, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ svclt 0x0000bd10 │ │ │ │ andseq pc, ip, r2, asr r3 @ │ │ │ │ - andeq lr, pc, r0, lsr r5 @ │ │ │ │ - andeq lr, pc, sl, lsr #10 │ │ │ │ + andeq lr, pc, ip, lsr #10 │ │ │ │ + andeq lr, pc, r6, lsr #10 │ │ │ │ ldrbmi r2, [r0, -r8]! │ │ │ │ teqpeq r0, r0 @ @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf0dfb108 │ │ │ │ @ instruction: 0x4770bff7 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ @@ -200123,28 +200123,28 @@ │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf73b4478 │ │ │ │ @ instruction: 0xf73bed10 │ │ │ │ svclt 0x0000ed1a │ │ │ │ andseq r0, sp, r0, lsr r5 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r0, sp, sl, asr #9 │ │ │ │ - andseq lr, r0, r8, lsl #30 │ │ │ │ - andeq lr, pc, r2, ror r4 @ │ │ │ │ - muleq pc, r0, r4 @ │ │ │ │ + andseq lr, r0, r4, lsl #30 │ │ │ │ + andeq lr, pc, lr, ror #8 │ │ │ │ + andeq lr, pc, ip, lsl #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec30e24 <__bss_end__@@Base+0xfe92b670> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff8 │ │ │ │ @ instruction: 0xffc0f7ca │ │ │ │ @ instruction: 0xf7cb4620 │ │ │ │ stmdbmi r3, {r0, r3, fp, ip, sp, lr, pc} │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ stc2 7, cr15, [r8], {202} @ 0xca │ │ │ │ ldclt 0, cr2, [r0, #-4] │ │ │ │ - andseq r0, r0, r6, rrx │ │ │ │ + andseq r0, r0, r2, rrx │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ blhi 215108 │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0078f8cc │ │ │ │ addslt r4, r6, r4, ror lr │ │ │ │ mcr 13, 0, r4, cr7, cr4, {3} │ │ │ │ @@ -200264,17 +200264,17 @@ │ │ │ │ bl fff17b18 <__bss_end__@@Base+0xffc12364> │ │ │ │ stc 7, cr15, [r2], {59} @ 0x3b │ │ │ │ andseq r0, sp, sl, lsr r4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r0, sp, r0, lsr r4 │ │ │ │ andeq r0, r0, r8, lsl #25 │ │ │ │ andseq r0, sp, r2, lsr #5 │ │ │ │ - @ instruction: 0x0010ecdc │ │ │ │ - andeq lr, pc, r6, asr #4 │ │ │ │ - andeq lr, pc, r2, ror r2 @ │ │ │ │ + @ instruction: 0x0010ecd8 │ │ │ │ + andeq lr, pc, r2, asr #4 │ │ │ │ + andeq lr, pc, lr, ror #4 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ @ instruction: 0xf8d1461f │ │ │ │ ldmib r1, {ip, pc}^ │ │ │ │ addlt fp, r3, r1, lsl #6 │ │ │ │ @@ -200384,30 +200384,30 @@ │ │ │ │ blx fe997f34 <__bss_end__@@Base+0xfe692780> │ │ │ │ strmi lr, [r2], -fp, ror #15 │ │ │ │ strtmi r2, [r0], -r2, lsl #2 │ │ │ │ @ instruction: 0xf8a0f7cb │ │ │ │ @ instruction: 0xf7cb4620 │ │ │ │ strcs pc, [r2, #-2835] @ 0xfffff4ed │ │ │ │ svclt 0x0000e7e2 │ │ │ │ - muleq pc, sl, ip @ │ │ │ │ + muleq pc, r6, ip @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec31230 <__bss_end__@@Base+0xfe92ba7c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [r8], {248} @ 0xf8 │ │ │ │ ldrbtmi r4, [ip], #-2056 @ 0xfffff7f8 │ │ │ │ @ instruction: 0x46214478 │ │ │ │ cdp2 7, 13, cr15, cr2, cr11, {6} │ │ │ │ stmdami r6, {r4, r5, r8, fp, ip, sp, pc} │ │ │ │ pop {r0, r5, r9, sl, lr} │ │ │ │ ldrbtmi r4, [r8], #-16 │ │ │ │ cdplt 7, 12, cr15, cr10, cr11, {6} │ │ │ │ svclt 0x0000bd10 │ │ │ │ @ instruction: 0x001cb5b2 │ │ │ │ - andeq lr, pc, r4, rrx │ │ │ │ - andeq lr, pc, lr, asr r0 @ │ │ │ │ + andeq lr, pc, r0, rrx │ │ │ │ + andeq lr, pc, sl, asr r0 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec3126c <__bss_end__@@Base+0xfe92bab8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 8ddff4 <__bss_end__@@Base+0x5d8840> │ │ │ │ blmi 90628c <__bss_end__@@Base+0x600ad8> │ │ │ │ ldrbtmi r4, [sl], #-1641 @ 0xfffff997 │ │ │ │ ldmpl r3, {r2, r9, sl, lr}^ │ │ │ │ @@ -200440,15 +200440,15 @@ │ │ │ │ strtmi pc, [r8], -sp, ror #21 │ │ │ │ @ instruction: 0xf73be7e9 │ │ │ │ svclt 0x0000eaa2 │ │ │ │ andseq r0, sp, r6, lsr #32 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ strheq r0, [r0], -sp │ │ │ │ @ instruction: 0x001cffda │ │ │ │ - ldrdeq sp, [pc], -sl │ │ │ │ + ldrdeq sp, [pc], -r6 │ │ │ │ andseq r2, lr, r8, asr r1 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec31314 <__bss_end__@@Base+0xfe92bb60> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strmi r0, [r6], -r8, ror #31 │ │ │ │ andcs r4, r1, pc, lsl #12 │ │ │ │ orrsvc pc, r8, pc, asr #8 │ │ │ │ @@ -200577,15 +200577,15 @@ │ │ │ │ andlt r4, r5, r8, lsr #12 │ │ │ │ mvnshi lr, #12386304 @ 0xbd0000 │ │ │ │ ldrb r2, [r2, r2, lsl #10]! │ │ │ │ stmdami r3, {r1, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcllt 7, cr15, [r2, #-812]! @ 0xfffffcd4 │ │ │ │ andseq lr, ip, r4, ror #23 │ │ │ │ - @ instruction: 0x000fddb6 │ │ │ │ + @ instruction: 0x000fddb2 │ │ │ │ svclt 0x00004770 │ │ │ │ ldrbmi r2, [r0, -r0, asr #32]! │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec3153c <__bss_end__@@Base+0xfe92bd88> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46050ff0 │ │ │ │ andcs r4, r1, lr, lsl #12 │ │ │ │ @@ -200693,30 +200693,30 @@ │ │ │ │ @ instruction: 0xf0124479 │ │ │ │ @ instruction: 0xf06ffdd7 │ │ │ │ strtmi r0, [r0], -r1, lsl #2 │ │ │ │ @ instruction: 0xf8f6f00c │ │ │ │ svclt 0x0000e7bf │ │ │ │ andeq r0, pc, r8, ror #26 │ │ │ │ andeq sp, lr, r4, lsr #27 │ │ │ │ - andeq sp, pc, r2, lsr #25 │ │ │ │ + muleq pc, lr, ip @ │ │ │ │ andseq r3, lr, ip, lsr #13 │ │ │ │ andeq r0, pc, r4, lsr r5 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ bl fec3170c <__bss_end__@@Base+0xfe92bf58> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strdlt r0, [r3], r0 @ │ │ │ │ bmi 2ad130 │ │ │ │ ldrbtmi r2, [fp], #-257 @ 0xfffffeff │ │ │ │ movwls r4, #1146 @ 0x47a │ │ │ │ movwcs pc, #45632 @ 0xb240 @ │ │ │ │ blx 1f1654a <__bss_end__@@Base+0x1c10d96> │ │ │ │ andlt r2, r3, r0 │ │ │ │ blx 2186a6 │ │ │ │ - andeq sp, pc, lr, asr #25 │ │ │ │ - andeq sp, pc, r0, lsr #25 │ │ │ │ + andeq sp, pc, sl, asr #25 │ │ │ │ + muleq pc, ip, ip @ │ │ │ │ tstlt r9, r8, lsl #12 │ │ │ │ blt c9822c <__bss_end__@@Base+0x992a78> │ │ │ │ svclt 0x00004770 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fec3174c <__bss_end__@@Base+0xfe92bf98> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46080ff8 │ │ │ │ @@ -200741,17 +200741,17 @@ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 21e584 │ │ │ │ rsbscs pc, r7, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf73b4478 │ │ │ │ svclt 0x0000e834 │ │ │ │ - andseq lr, r0, r4, lsl #11 │ │ │ │ - andeq sp, pc, lr, lsl #24 │ │ │ │ - andeq sp, pc, r8, asr #24 │ │ │ │ + andseq lr, r0, r0, lsl #11 │ │ │ │ + andeq sp, pc, sl, lsl #24 │ │ │ │ + andeq sp, pc, r4, asr #24 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec317cc <__bss_end__@@Base+0xfe92c018> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ addlt r0, r2, r8, ror #31 │ │ │ │ ldrmi r4, [r5], -r4, lsl #12 │ │ │ │ @ instruction: 0xf010460e │ │ │ │ strtmi pc, [r0], -r7, ror #30 │ │ │ │ @@ -200772,15 +200772,15 @@ │ │ │ │ strtmi r4, [r0], -r9, lsr #12 │ │ │ │ @ instruction: 0xf9daf009 │ │ │ │ @ instruction: 0x1ceb4906 │ │ │ │ ldrbtmi r2, [r9], #-512 @ 0xfffffe00 │ │ │ │ strls r4, [r0], -r0, lsr #12 │ │ │ │ ldc2 0, cr15, [r4], {10} │ │ │ │ ldcllt 0, cr11, [r0, #-8]! │ │ │ │ - andeq sp, pc, r4, lsr #24 │ │ │ │ + andeq sp, pc, r0, lsr #24 │ │ │ │ andeq r1, pc, r4, asr r8 @ │ │ │ │ @ instruction: 0xfffffdfb │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec31848 <__bss_end__@@Base+0xfe92c094> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ addlt r0, r3, r8, ror #31 │ │ │ │ @ instruction: 0xf0044604 │ │ │ │ @@ -200837,20 +200837,20 @@ │ │ │ │ strtmi r1, [r0], -r9, lsr #29 │ │ │ │ blx fe396774 <__bss_end__@@Base+0xfe090fc0> │ │ │ │ stmdbmi r9, {r3, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1144 @ 0xfffffb88 │ │ │ │ @ instruction: 0xf0e1301c │ │ │ │ andcs pc, r0, r9, asr #31 │ │ │ │ ldclt 0, cr11, [r0, #-12]! │ │ │ │ - ldrdeq sp, [pc], -ip │ │ │ │ - andeq sp, pc, r2, ror fp @ │ │ │ │ + ldrdeq sp, [pc], -r8 │ │ │ │ + andeq sp, pc, lr, ror #22 │ │ │ │ andeq r1, pc, r2, lsr #15 │ │ │ │ @ instruction: 0xfffffd45 │ │ │ │ andseq r3, lr, r0, asr r4 │ │ │ │ - andeq sp, pc, sl, lsr #22 │ │ │ │ + andeq sp, pc, r6, lsr #22 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec31958 <__bss_end__@@Base+0xfe92c1a4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0fe0 │ │ │ │ strmi r2, [sp], -r0, lsl #11 │ │ │ │ ldrbcc pc, [ip, #-2271]! @ 0xfffff721 @ │ │ │ │ ldrbtmi fp, [sl], #-132 @ 0xffffff7c │ │ │ │ @@ -201201,28 +201201,28 @@ │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf73a4478 │ │ │ │ @ instruction: 0xf0b3eca4 │ │ │ │ str pc, [fp], -r9, ror #26 │ │ │ │ stc 7, cr15, [sl], #232 @ 0xe8 │ │ │ │ andseq pc, ip, r6, lsr r9 @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andeq sp, pc, r2, asr #21 │ │ │ │ + @ instruction: 0x000fdabe │ │ │ │ andseq pc, ip, r6, lsr #18 │ │ │ │ @ instruction: 0x001cf8b0 │ │ │ │ strdeq lr, [lr], -r2 │ │ │ │ andseq pc, ip, r4, lsl #17 │ │ │ │ andeq r0, r0, r0, asr #23 │ │ │ │ andeq lr, lr, r2, asr #1 │ │ │ │ andeq r0, pc, r8, lsr r6 @ │ │ │ │ @ instruction: 0x000f05ba │ │ │ │ strdeq r0, [pc], -r8 │ │ │ │ andeq lr, lr, r2, asr r0 │ │ │ │ andeq lr, lr, r8, rrx │ │ │ │ andseq r3, lr, ip, lsr #5 │ │ │ │ - andeq sp, pc, sl, lsl #20 │ │ │ │ + andeq sp, pc, r6, lsl #20 │ │ │ │ andeq lr, lr, r8, asr #32 │ │ │ │ andeq r0, pc, r4, lsl #2 │ │ │ │ andeq sp, lr, ip, lsr lr │ │ │ │ @ instruction: 0x000efcbc │ │ │ │ ldrdeq pc, [lr], -r0 │ │ │ │ muleq lr, r0, r0 │ │ │ │ andeq pc, lr, r4, ror #17 │ │ │ │ @@ -201243,15 +201243,15 @@ │ │ │ │ andeq pc, lr, r0, ror #21 │ │ │ │ ldrdeq pc, [lr], -r0 │ │ │ │ ldrdeq pc, [lr], -ip │ │ │ │ strdeq lr, [lr], -r4 │ │ │ │ andeq pc, lr, ip, ror r2 @ │ │ │ │ andeq pc, lr, r0, lsl #26 │ │ │ │ andeq pc, lr, r8, lsr #3 │ │ │ │ - muleq pc, r0, r6 @ │ │ │ │ + andeq sp, pc, ip, lsl #13 │ │ │ │ andeq pc, lr, r8, ror #16 │ │ │ │ andeq pc, lr, r4, lsr #24 │ │ │ │ andeq pc, lr, r4, lsl sp @ │ │ │ │ andeq pc, lr, r8, lsl #4 │ │ │ │ ldrdeq sp, [lr], -r4 │ │ │ │ andeq pc, lr, r4, lsr r9 @ │ │ │ │ strdeq sp, [lr], -sl │ │ │ │ @@ -201265,23 +201265,23 @@ │ │ │ │ strdeq pc, [lr], -r4 │ │ │ │ andeq pc, lr, ip, asr #32 │ │ │ │ andeq pc, lr, r8, ror #25 │ │ │ │ ldrdeq pc, [lr], -r8 │ │ │ │ muleq lr, r0, r9 │ │ │ │ andeq lr, lr, r4, asr #22 │ │ │ │ @ instruction: 0x000eeeb0 │ │ │ │ - andeq sp, pc, r4, lsl r6 @ │ │ │ │ + andeq sp, pc, r0, lsl r6 @ │ │ │ │ andeq lr, lr, ip, asr lr │ │ │ │ @ instruction: 0x000ef6b0 │ │ │ │ andeq pc, lr, r4, ror #12 │ │ │ │ andeq pc, lr, r0, ror #25 │ │ │ │ andeq pc, lr, r4, lsl sp @ │ │ │ │ - andseq sp, r0, r6, ror #28 │ │ │ │ - strdeq sp, [pc], -r0 │ │ │ │ - andeq sp, pc, r8, lsr #12 │ │ │ │ + andseq sp, r0, r2, ror #28 │ │ │ │ + andeq sp, pc, ip, ror #9 │ │ │ │ + andeq sp, pc, r4, lsr #12 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec32014 <__bss_end__@@Base+0xfe92c860> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x460d0ff0 │ │ │ │ strmi r4, [r4], -ip, lsl #18 │ │ │ │ ldrbtmi r4, [r9], #-1558 @ 0xfffff9ea │ │ │ │ @ instruction: 0xf0102200 │ │ │ │ @@ -201292,15 +201292,15 @@ │ │ │ │ strtmi r0, [r0], -r1, lsl #2 │ │ │ │ @ instruction: 0xf013447a │ │ │ │ ldrtmi pc, [r2], -r5, ror #16 @ │ │ │ │ strtmi r4, [r0], -r9, lsr #12 │ │ │ │ ldrhtmi lr, [r0], #-141 @ 0xffffff73 │ │ │ │ ldmdalt lr, {r0, r1, r4, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xfffff6df │ │ │ │ - andeq lr, pc, r8, rrx │ │ │ │ + andeq lr, pc, r4, rrx │ │ │ │ blt ff498e58 <__bss_end__@@Base+0xff1936a4> │ │ │ │ svclt 0x00004770 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec32068 <__bss_end__@@Base+0xfe92c8b4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strmi r0, [pc], -r0, ror #31 │ │ │ │ andcs fp, r1, r3, lsl #1 │ │ │ │ @@ -201333,17 +201333,17 @@ │ │ │ │ @ instruction: 0x4628bdf0 │ │ │ │ ldcl 7, cr15, [lr, #-232] @ 0xffffff18 │ │ │ │ andlt r2, r3, r2 │ │ │ │ svclt 0x0000bdf0 │ │ │ │ @ instruction: 0xfffff6ab │ │ │ │ @ instruction: 0xfffff6b5 │ │ │ │ @ instruction: 0xfffff6dd │ │ │ │ - andeq sp, pc, r0, ror r4 @ │ │ │ │ + andeq sp, pc, ip, ror #8 │ │ │ │ strdeq r0, [pc], -r6 │ │ │ │ - andeq sp, pc, r8, asr r4 @ │ │ │ │ + andeq sp, pc, r4, asr r4 @ │ │ │ │ andcs r6, r1, #12779520 @ 0xc30000 │ │ │ │ tstlt r3, r2, lsl #4 │ │ │ │ ldrlt r4, [r0, #-1904] @ 0xfffff890 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f8f8cc │ │ │ │ stmdavs r0, {r2, r9, sl, lr} │ │ │ │ @@ -201419,15 +201419,15 @@ │ │ │ │ stc2 0, cr15, [r6, #-40] @ 0xffffffd8 │ │ │ │ @ instruction: 0xf73ae7cf │ │ │ │ svclt 0x0000eafc │ │ │ │ andseq pc, ip, r2, ror #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq pc, ip, r2, asr #1 │ │ │ │ andseq r2, lr, r2, asr fp │ │ │ │ - andeq sp, pc, ip, lsl r3 @ │ │ │ │ + andeq sp, pc, r8, lsl r3 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec3225c <__bss_end__@@Base+0xfe92caa8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ @ instruction: 0xf00368c0 │ │ │ │ stmdbmi r8, {r0, r1, r3, r4, r6, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ ldrbtmi r4, [r9], #-1541 @ 0xfffff9fb │ │ │ │ @@ -201482,21 +201482,21 @@ │ │ │ │ @ instruction: 0xf44f4b0a │ │ │ │ stmdbmi sl, {r0, r2, r6, r9, ip, sp, lr} │ │ │ │ ldrbtmi r4, [fp], #-2058 @ 0xfffff7f6 │ │ │ │ teqcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf73a4478 │ │ │ │ svclt 0x0000ea6c │ │ │ │ andeq r4, pc, r6, asr #11 │ │ │ │ - andeq sp, pc, r2, ror #4 │ │ │ │ - andseq sp, r0, ip, lsl #20 │ │ │ │ - muleq pc, r6, r0 @ │ │ │ │ - andeq sp, pc, sl, lsr r2 @ │ │ │ │ - @ instruction: 0x0010d9f6 │ │ │ │ - andeq sp, pc, r0, lsl #1 │ │ │ │ - andeq sp, pc, r8, lsr r2 @ │ │ │ │ + andeq sp, pc, lr, asr r2 @ │ │ │ │ + andseq sp, r0, r8, lsl #20 │ │ │ │ + muleq pc, r2, r0 @ │ │ │ │ + andeq sp, pc, r6, lsr r2 @ │ │ │ │ + @ instruction: 0x0010d9f2 │ │ │ │ + andeq sp, pc, ip, ror r0 @ │ │ │ │ + andeq sp, pc, r4, lsr r2 @ │ │ │ │ tstcs r1, r2, asr #16 │ │ │ │ tstlt r2, r1 │ │ │ │ @ instruction: 0xe78d4770 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fec3237c <__bss_end__@@Base+0xfe92cbc8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldrshlt r0, [r0, #-248] @ 0xffffff08 │ │ │ │ @@ -201513,20 +201513,20 @@ │ │ │ │ b e98e98 <__bss_end__@@Base+0xb936e4> │ │ │ │ @ instruction: 0xf44f4b08 │ │ │ │ stmdbmi r8, {r4, r6, r9, ip, sp, lr} │ │ │ │ ldrbtmi r4, [fp], #-2056 @ 0xfffff7f8 │ │ │ │ cmpcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf73a4478 │ │ │ │ svclt 0x0000ea2c │ │ │ │ - andseq sp, r0, ip, lsl #19 │ │ │ │ - andeq sp, pc, r6, lsl r0 @ │ │ │ │ - andeq sp, pc, lr, ror #3 │ │ │ │ - andseq sp, r0, r6, ror r9 │ │ │ │ - andeq sp, pc, r0 │ │ │ │ - andeq sp, pc, r8, ror #3 │ │ │ │ + andseq sp, r0, r8, lsl #19 │ │ │ │ + andeq sp, pc, r2, lsl r0 @ │ │ │ │ + andeq sp, pc, sl, ror #3 │ │ │ │ + andseq sp, r0, r2, ror r9 │ │ │ │ + strdeq ip, [pc], -ip @ │ │ │ │ + andeq sp, pc, r4, ror #3 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d8f8cc │ │ │ │ stmdacs r0, {r0, r1, r7, ip, sp, pc} │ │ │ │ teqphi r3, r0 @ p-variant is OBSOLETE │ │ │ │ strmi r7, [r5], -r6, lsl #20 │ │ │ │ @@ -201684,58 +201684,58 @@ │ │ │ │ @ instruction: 0xf73a4478 │ │ │ │ blmi 9157e0 <__bss_end__@@Base+0x61002c> │ │ │ │ addcs pc, sp, #64, 4 │ │ │ │ stmdami r0!, {r0, r1, r2, r3, r4, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-868 @ 0xfffffc9c │ │ │ │ ldm r4, {r1, r3, r4, r5, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - andeq sp, pc, ip, lsl #2 │ │ │ │ + andeq sp, pc, r8, lsl #2 │ │ │ │ ldrdeq pc, [lr], -ip │ │ │ │ @ instruction: 0x001e0fbc │ │ │ │ andeq pc, lr, r6, lsl pc @ │ │ │ │ - andeq ip, pc, lr, ror #30 │ │ │ │ - andeq sp, pc, lr, lsr r1 @ │ │ │ │ - andeq sp, pc, r0, asr r1 @ │ │ │ │ - andeq sp, pc, r4, lsl #3 │ │ │ │ - @ instruction: 0x000fd1b8 │ │ │ │ - andeq sp, pc, r8, lsr #3 │ │ │ │ + andeq ip, pc, sl, ror #30 │ │ │ │ + andeq sp, pc, sl, lsr r1 @ │ │ │ │ + andeq sp, pc, ip, asr #2 │ │ │ │ + andeq sp, pc, r0, lsl #3 │ │ │ │ + @ instruction: 0x000fd1b4 │ │ │ │ + andeq sp, pc, r4, lsr #3 │ │ │ │ @ instruction: 0xfffff1f3 │ │ │ │ andseq r2, lr, r0, asr #15 │ │ │ │ - ldrdeq ip, [pc], -r2 │ │ │ │ - andeq sp, pc, r6, ror r0 @ │ │ │ │ + andeq ip, pc, lr, asr #13 │ │ │ │ + andeq sp, pc, r2, ror r0 @ │ │ │ │ andseq r2, lr, r4, lsl #15 │ │ │ │ - muleq pc, r6, r6 @ │ │ │ │ - andeq sp, pc, r2, lsr #1 │ │ │ │ + muleq pc, r2, r6 @ │ │ │ │ + muleq pc, lr, r0 @ │ │ │ │ andseq r2, lr, sl, ror #14 │ │ │ │ - andeq sp, pc, r0, rrx │ │ │ │ - andeq sp, pc, r0, lsl r1 @ │ │ │ │ + andeq sp, pc, ip, asr r0 @ │ │ │ │ + andeq sp, pc, ip, lsl #2 │ │ │ │ andseq r2, lr, ip, asr #14 │ │ │ │ - andeq sp, pc, sl, lsr #1 │ │ │ │ + andeq sp, pc, r6, lsr #1 │ │ │ │ andseq r2, lr, lr, lsr r7 │ │ │ │ - andeq ip, pc, lr, lsr #31 │ │ │ │ - @ instruction: 0x0010d6de │ │ │ │ - andeq ip, pc, r8, ror #26 │ │ │ │ - andeq ip, pc, r4, ror pc @ │ │ │ │ - andseq sp, r0, r8, asr #13 │ │ │ │ - andeq ip, pc, r2, asr sp @ │ │ │ │ - andeq ip, pc, lr, asr #30 │ │ │ │ + andeq ip, pc, sl, lsr #31 │ │ │ │ + @ instruction: 0x0010d6da │ │ │ │ + andeq ip, pc, r4, ror #26 │ │ │ │ + andeq ip, pc, r0, ror pc @ │ │ │ │ + andseq sp, r0, r4, asr #13 │ │ │ │ + andeq ip, pc, lr, asr #26 │ │ │ │ + andeq ip, pc, sl, asr #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec326f4 <__bss_end__@@Base+0xfe92cf40> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x460d0ff0 │ │ │ │ strmi r4, [r4], -r8, lsl #18 │ │ │ │ @ instruction: 0xf0124479 │ │ │ │ @ instruction: 0x462afd39 │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ @ instruction: 0xf0124620 │ │ │ │ @ instruction: 0x4620fc9f │ │ │ │ tstpeq r1, pc, rrx @ p-variant is OBSOLETE │ │ │ │ ldrhtmi lr, [r8], -sp │ │ │ │ ldmlt ip, {r0, r1, r3, ip, sp, lr, pc} │ │ │ │ - andeq sp, pc, ip │ │ │ │ + andeq sp, pc, r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec3272c <__bss_end__@@Base+0xfe92cf78> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strdlt r0, [r2], r0 @ │ │ │ │ movwcs r4, #2318 @ 0x90e │ │ │ │ ldrbtmi r2, [r9], #-1025 @ 0xfffffbff │ │ │ │ strls r4, [r0], #-1562 @ 0xfffff9e6 │ │ │ │ @@ -201748,15 +201748,15 @@ │ │ │ │ stmdbmi r6, {r0, r2, r4, r5, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ ldc2 0, cr15, [r6, #68] @ 0x44 │ │ │ │ andlt r4, r2, r0, lsr #12 │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ blt 1b97598 <__bss_end__@@Base+0x1891de4> │ │ │ │ @ instruction: 0xfffff03f │ │ │ │ - ldrdeq ip, [pc], -r2 │ │ │ │ + andeq ip, pc, lr, asr #31 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ bmi 11acde4 <__bss_end__@@Base+0xea7630> │ │ │ │ blmi 11acff0 <__bss_end__@@Base+0xea783c> │ │ │ │ addlt r4, r6, sl, ror r4 │ │ │ │ @@ -201825,19 +201825,19 @@ │ │ │ │ ldrbtmi r3, [r8], #-884 @ 0xfffffc8c │ │ │ │ svc 0x00c4f739 │ │ │ │ svc 0x00cef739 │ │ │ │ andseq lr, ip, r0, lsl fp │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq lr, ip, r2, ror #21 │ │ │ │ andseq r2, lr, ip, asr #10 │ │ │ │ - andeq ip, pc, r6, lsl sp @ │ │ │ │ - ldrdeq ip, [pc], -r2 │ │ │ │ - andseq sp, r0, r8, lsr #9 │ │ │ │ - andeq ip, pc, r2, lsr fp @ │ │ │ │ - andeq ip, pc, sl, lsr #29 │ │ │ │ + andeq ip, pc, r2, lsl sp @ │ │ │ │ + andeq ip, pc, lr, asr #29 │ │ │ │ + andseq sp, r0, r4, lsr #9 │ │ │ │ + andeq ip, pc, lr, lsr #22 │ │ │ │ + andeq ip, pc, r6, lsr #29 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec328c4 <__bss_end__@@Base+0xfe92d110> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 115f64c <__bss_end__@@Base+0xe59e98> │ │ │ │ blmi 116cf04 <__bss_end__@@Base+0xe67750> │ │ │ │ ldrbtmi fp, [sl], #-132 @ 0xffffff7c │ │ │ │ strmi r4, [r4], -r1, asr #18 │ │ │ │ @@ -201902,15 +201902,15 @@ │ │ │ │ sbcle r2, r2, r0, lsl #16 │ │ │ │ smlattls r1, ip, r7, lr │ │ │ │ @ instruction: 0xfff0f0b2 │ │ │ │ strb r9, [r5, r1, lsl #18] │ │ │ │ svc 0x0030f739 │ │ │ │ andseq lr, ip, lr, asr #19 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andeq ip, pc, lr, lsr sp @ │ │ │ │ + andeq ip, pc, sl, lsr sp @ │ │ │ │ andseq lr, ip, r2, asr #19 │ │ │ │ mulseq ip, r2, r9 │ │ │ │ andeq ip, lr, r8, lsr #23 │ │ │ │ andeq r0, r0, r0, ror #15 │ │ │ │ @ instruction: 0x00000db8 │ │ │ │ strdeq ip, [lr], -r6 │ │ │ │ andeq r0, r0, r4, lsl #15 │ │ │ │ @@ -202018,18 +202018,18 @@ │ │ │ │ svclt 0x0000ee52 │ │ │ │ andseq lr, ip, ip, lsl #17 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq lr, ip, sl, ror r8 │ │ │ │ andeq r0, pc, r4, lsr #12 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andseq lr, ip, r6, lsr #15 │ │ │ │ - andeq lr, pc, r6, lsl #7 │ │ │ │ - andeq ip, pc, r0, lsr ip @ │ │ │ │ - andeq sp, pc, r8, lsr r8 @ │ │ │ │ - andeq ip, pc, lr, lsl ip @ │ │ │ │ + andeq lr, pc, r2, lsl #7 │ │ │ │ + andeq ip, pc, ip, lsr #24 │ │ │ │ + andeq sp, pc, r4, lsr r8 @ │ │ │ │ + andeq ip, pc, sl, lsl ip @ │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e0f8cc │ │ │ │ bmi 142d224 <__bss_end__@@Base+0x1127a70> │ │ │ │ blmi 142d250 <__bss_end__@@Base+0x1127a9c> │ │ │ │ addlt r4, r2, sl, ror r4 │ │ │ │ @@ -202106,18 +202106,18 @@ │ │ │ │ strtmi r0, [r0], -r2, lsl #2 │ │ │ │ cdp2 0, 6, cr15, cr12, cr9, {0} │ │ │ │ @ instruction: 0xf0094620 │ │ │ │ sbfx pc, r9, #27, #30 │ │ │ │ ldc 7, cr15, [r8, #228] @ 0xe4 │ │ │ │ andseq lr, ip, ip, asr #13 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andeq ip, pc, r2, lsl r8 @ │ │ │ │ + andeq ip, pc, lr, lsl #16 │ │ │ │ ldrdeq r0, [r0], -sp │ │ │ │ andseq lr, ip, r0, lsr #12 │ │ │ │ - andeq ip, pc, lr, ror #14 │ │ │ │ + andeq ip, pc, sl, ror #14 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec32d24 <__bss_end__@@Base+0xfe92d570> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ mrcmi 15, 1, r0, cr2, cr0, {7} │ │ │ │ strmi r4, [sp], -r4, lsl #12 │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ @ instruction: 0x4632447e │ │ │ │ @@ -202164,15 +202164,15 @@ │ │ │ │ strtmi pc, [r0], -r9, ror #24 │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ @ instruction: 0xffdef007 │ │ │ │ @ instruction: 0xf06f4632 │ │ │ │ strtmi r0, [r0], -r2, lsl #2 │ │ │ │ @ instruction: 0xf98ef012 │ │ │ │ svclt 0x0000e7ab │ │ │ │ - andeq ip, pc, r4, asr sl @ │ │ │ │ + andeq ip, pc, r0, asr sl @ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec32e00 <__bss_end__@@Base+0xfe92d64c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46060ff0 │ │ │ │ and r4, r2, ip, lsl #12 │ │ │ │ @ instruction: 0xf009462c │ │ │ │ stclne 14, cr15, [r5], #-164 @ 0xffffff5c │ │ │ │ @@ -202428,28 +202428,28 @@ │ │ │ │ blx d182e0 <__bss_end__@@Base+0xa12b2c> │ │ │ │ @ instruction: 0xf739e67e │ │ │ │ svclt 0x0000eb1a │ │ │ │ andseq lr, ip, r8, asr #8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq lr, ip, lr, lsr #8 │ │ │ │ @ instruction: 0x001e1db6 │ │ │ │ - andeq ip, pc, ip, ror #15 │ │ │ │ - @ instruction: 0x0010a6bc │ │ │ │ + andeq ip, pc, r8, ror #15 │ │ │ │ + @ instruction: 0x0010a6b8 │ │ │ │ @ instruction: 0x000f0eb2 │ │ │ │ - andeq ip, pc, ip, asr #15 │ │ │ │ - strdeq ip, [pc], -r2 │ │ │ │ + andeq ip, pc, r8, asr #15 │ │ │ │ + andeq ip, pc, lr, ror #13 │ │ │ │ strdeq pc, [lr], -r4 │ │ │ │ - andseq sl, r0, r2, ror #10 │ │ │ │ + andseq sl, r0, lr, asr r5 │ │ │ │ andeq r0, pc, ip, asr #26 │ │ │ │ - andeq ip, pc, sl, asr r6 @ │ │ │ │ - andeq ip, pc, r8, asr r6 @ │ │ │ │ + andeq ip, pc, r6, asr r6 @ │ │ │ │ + andeq ip, pc, r4, asr r6 @ │ │ │ │ andeq pc, lr, sl, asr sl @ │ │ │ │ andseq r1, lr, r2, asr #23 │ │ │ │ - andeq ip, pc, r8, lsr #12 │ │ │ │ - andeq ip, pc, r2, lsr r6 @ │ │ │ │ + andeq ip, pc, r4, lsr #12 │ │ │ │ + andeq ip, pc, lr, lsr #12 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b0f8cc │ │ │ │ addlt r4, fp, r4, lsl #21 │ │ │ │ ldrbtmi r4, [sl], #-2948 @ 0xfffff47c │ │ │ │ ldrbtmi r4, [pc], #-3972 @ dc068 │ │ │ │ @@ -202590,20 +202590,20 @@ │ │ │ │ andeq r0, r0, r0, asr ip │ │ │ │ andeq r0, r0, ip, ror sp │ │ │ │ andeq r0, r0, r8, lsl r8 │ │ │ │ andeq r0, r0, r4, ror #19 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, asr #30 │ │ │ │ andseq sp, ip, r2, ror #29 │ │ │ │ - andseq ip, r0, r6, ror #17 │ │ │ │ - andeq fp, pc, r0, ror pc @ │ │ │ │ - andeq ip, pc, r8, ror #5 │ │ │ │ - andseq ip, r0, ip, asr #17 │ │ │ │ - andeq fp, pc, r6, asr pc @ │ │ │ │ - @ instruction: 0x000fc3ba │ │ │ │ + andseq ip, r0, r2, ror #17 │ │ │ │ + andeq fp, pc, ip, ror #30 │ │ │ │ + andeq ip, pc, r4, ror #5 │ │ │ │ + andseq ip, r0, r8, asr #17 │ │ │ │ + andeq fp, pc, r2, asr pc @ │ │ │ │ + @ instruction: 0x000fc3b6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec334bc <__bss_end__@@Base+0xfe92dd08> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldrshlt r0, [r0, #240] @ 0xf0 │ │ │ │ stmdavs r3, {r2, r9, sl, lr}^ │ │ │ │ ldmdbmi r1, {r0, r2, r3, r9, sl, lr} │ │ │ │ stmiavs r0, {r0, r8, r9, ip, sp}^ │ │ │ │ @@ -202619,18 +202619,18 @@ │ │ │ │ @ instruction: 0xf7fe4038 │ │ │ │ blmi 28bff0 │ │ │ │ andsvs pc, r1, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-916 @ 0xfffffc6c │ │ │ │ stmib r6, {r0, r3, r4, r5, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - andeq ip, pc, r8, asr #2 │ │ │ │ - andseq ip, r0, ip, lsr #16 │ │ │ │ - @ instruction: 0x000fbeb6 │ │ │ │ - andeq ip, pc, lr, lsr #4 │ │ │ │ + andeq ip, pc, r4, asr #2 │ │ │ │ + andseq ip, r0, r8, lsr #16 │ │ │ │ + @ instruction: 0x000fbeb2 │ │ │ │ + andeq ip, pc, sl, lsr #4 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec33528 <__bss_end__@@Base+0xfe92dd74> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strmi r0, [r4], -r8, asr #31 │ │ │ │ @ instruction: 0x46154871 │ │ │ │ ldrbtmi r4, [r8], #-2673 @ 0xfffff58f │ │ │ │ addlt r4, r9, r1, ror lr │ │ │ │ @@ -202748,22 +202748,22 @@ │ │ │ │ andseq sp, ip, sl, ror #26 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq sp, ip, r4, ror #26 │ │ │ │ andseq sp, ip, r2, asr sp │ │ │ │ andeq r0, pc, sl, lsr #29 │ │ │ │ andeq r0, r0, ip, lsl #26 │ │ │ │ andeq pc, lr, lr, lsr #21 │ │ │ │ - andseq sl, r0, ip, asr #32 │ │ │ │ + andseq sl, r0, r8, asr #32 │ │ │ │ andeq r0, pc, r6, lsr r8 @ │ │ │ │ - andeq ip, pc, r4, asr #2 │ │ │ │ - andeq ip, pc, r2, asr #2 │ │ │ │ + andeq ip, pc, r0, asr #2 │ │ │ │ + andeq ip, pc, lr, lsr r1 @ │ │ │ │ andeq pc, lr, r4, asr #10 │ │ │ │ - andseq ip, r0, r6, asr #12 │ │ │ │ - ldrdeq fp, [pc], -r0 │ │ │ │ - andeq fp, pc, r8, lsr #29 │ │ │ │ + andseq ip, r0, r2, asr #12 │ │ │ │ + andeq fp, pc, ip, asr #25 │ │ │ │ + andeq fp, pc, r4, lsr #29 │ │ │ │ ldmdacs pc!, {r1, r9, sl, lr}^ @ │ │ │ │ stmdble r6!, {r8, sl, ip, sp, pc} │ │ │ │ svcvs 0x0000f5b0 │ │ │ │ @ instruction: 0xf5b0d331 │ │ │ │ @ instruction: 0xd3283f80 │ │ │ │ svcne 0x0000f5b0 │ │ │ │ @ instruction: 0xf1b0d331 │ │ │ │ @@ -203107,16 +203107,16 @@ │ │ │ │ strtmi r2, [r8], -r3, lsl #2 │ │ │ │ @ instruction: 0xff4cf7ff │ │ │ │ andeq pc, r0, r9, lsl r8 @ │ │ │ │ smlabtcs r8, pc, r7, lr @ │ │ │ │ @ instruction: 0xf7ff4628 │ │ │ │ strmi pc, [r7], -r5, asr #30 │ │ │ │ svclt 0x0000e7a3 │ │ │ │ - andseq ip, r0, lr, asr r2 │ │ │ │ andseq ip, r0, sl, asr r2 │ │ │ │ + andseq ip, r0, r6, asr r2 │ │ │ │ ldmib r0, {r4, r5, r6, sl, ip, sp, pc}^ │ │ │ │ ldmne r4, {r0, r1, r8, r9, ip, lr}^ │ │ │ │ addsmi r6, r5, r4, lsl #2 │ │ │ │ b 1227ae4 <__bss_end__@@Base+0xf22330> │ │ │ │ sbcvs r0, r5, r1, lsl #10 │ │ │ │ @ instruction: 0x4623dd15 │ │ │ │ ldmib r0, {r0, r9, sl, sp}^ │ │ │ │ @@ -203155,15 +203155,15 @@ │ │ │ │ mvnle r2, #4 │ │ │ │ andcs r6, r8, r3, lsl #22 │ │ │ │ svclt 0x000b2b00 │ │ │ │ mrrceq 0, 4, pc, r5, cr15 @ │ │ │ │ mrrceq 0, 4, pc, ip, cr15 @ │ │ │ │ cmpcs r5, #-1409286144 @ 0xac000000 │ │ │ │ svclt 0x0000e7d6 │ │ │ │ - andseq ip, r0, sl, lsr r1 │ │ │ │ + andseq ip, r0, r6, lsr r1 │ │ │ │ ldmdbcs r7, {r4, sl, ip, sp, pc} │ │ │ │ stmdale r7, {r2, r6, fp, sp, lr} │ │ │ │ strmi r4, [sl], #-1571 @ 0xfffff9dd │ │ │ │ blcs 15ab90 │ │ │ │ blmi 21acfc │ │ │ │ ldrbmi r6, [r0, -r3, asr #32]! │ │ │ │ stmdale r5, {r0, r1, r2, r3, r4, r5, r6, r7, r8, fp, sp} │ │ │ │ @@ -203266,16 +203266,16 @@ │ │ │ │ bcs dd118 │ │ │ │ @ instruction: 0x4674d1b0 │ │ │ │ and r4, r3, r5, lsl r6 │ │ │ │ subseq r3, r2, r1, lsl #24 │ │ │ │ tstpeq r1, lr, lsl #2 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf7384670 │ │ │ │ @ instruction: 0xe7cfee70 │ │ │ │ - andseq fp, r0, r0, ror #31 │ │ │ │ - andseq fp, r0, r8, lsl #31 │ │ │ │ + @ instruction: 0x0010bfdc │ │ │ │ + andseq fp, r0, r4, lsl #31 │ │ │ │ blvc ff1587f8 <__bss_end__@@Base+0xfee53044> │ │ │ │ blvc 12d880c <__bss_end__@@Base+0xfd3058> │ │ │ │ blx 518904 <__bss_end__@@Base+0x213150> │ │ │ │ ldc 6, cr13, [pc, #60] @ dcd80 │ │ │ │ vmov.f64 d6, #74 @ 0x3e500000 0.2031250 │ │ │ │ vneg.f64 d23, d6 │ │ │ │ vstrle s30, [fp, #-64] @ 0xffffffc0 │ │ │ │ @@ -203463,15 +203463,15 @@ │ │ │ │ stmdacs r0, {r0, r5, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x4622d0f3 │ │ │ │ @ instruction: 0xf505212a │ │ │ │ @ instruction: 0xf7ff60d2 │ │ │ │ blx fed1cea0 <__bss_end__@@Base+0xfea176ec> │ │ │ │ stmdbeq r0, {r7, ip, sp, lr, pc}^ │ │ │ │ svclt 0x0000bd38 │ │ │ │ - andseq fp, r0, r4, asr #24 │ │ │ │ + andseq fp, r0, r0, asr #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec34250 <__bss_end__@@Base+0xfe92ea9c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ stcle 8, cr2, [ip], {127} @ 0x7f │ │ │ │ svclt 0x00b82800 │ │ │ │ blle 2a5064 │ │ │ │ @@ -203487,16 +203487,16 @@ │ │ │ │ @ instruction: 0x4622b950 │ │ │ │ tstpvc r0, pc, asr #8 @ p-variant is OBSOLETE │ │ │ │ eorsvc pc, ip, r5, lsl #4 │ │ │ │ @ instruction: 0xff6af7ff │ │ │ │ svclt 0x00183800 │ │ │ │ ldclt 0, cr2, [r8, #-4]! │ │ │ │ ldclt 0, cr2, [r8, #-4]! │ │ │ │ - @ instruction: 0x0010bbfe │ │ │ │ - andseq fp, r0, r6, ror #23 │ │ │ │ + @ instruction: 0x0010bbfa │ │ │ │ + andseq fp, r0, r2, ror #23 │ │ │ │ blvc ff118b70 <__bss_end__@@Base+0xfee133bc> │ │ │ │ blvs 918730 <__bss_end__@@Base+0x612f7c> │ │ │ │ blvc 12d8b88 <__bss_end__@@Base+0xfd33d4> │ │ │ │ blx 518c80 <__bss_end__@@Base+0x2134cc> │ │ │ │ blvc 1298b90 <__bss_end__@@Base+0xf933dc> │ │ │ │ movwcs fp, #8052 @ 0x1f74 │ │ │ │ cdp 3, 15, cr2, cr1, cr0, {0} │ │ │ │ @@ -203929,16 +203929,16 @@ │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ ldr r4, [ip, r6, ror #13] │ │ │ │ ldrb r3, [r2, r7, lsl #4] │ │ │ │ ldr r2, [r4, r1, lsl #6]! │ │ │ │ andhi pc, r0, pc, lsr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ orrsmi r9, r4, r0, ror r9 │ │ │ │ - andseq fp, r0, r6, lsr #11 │ │ │ │ - andseq fp, r0, r8, lsr r5 │ │ │ │ + andseq fp, r0, r2, lsr #11 │ │ │ │ + andseq fp, r0, r4, lsr r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec349a4 <__bss_end__@@Base+0xfe92f1f0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46020ff0 │ │ │ │ andscc r6, ip, ip, asr #18 │ │ │ │ adcmi r6, r5, #1392640 @ 0x154000 │ │ │ │ svclt 0x0028462a │ │ │ │ @@ -204751,15 +204751,15 @@ │ │ │ │ tstgt r0, r4, lsr r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tstmi r0, r0, asr #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ orrsmi r9, r4, r0, ror r9 │ │ │ │ sbcsgt r0, ip, #0 │ │ │ │ teqmi lr, #8, 4 @ 0x80000000 │ │ │ │ - @ instruction: 0x0010a8f2 │ │ │ │ + andseq sl, r0, lr, ror #17 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec35680 <__bss_end__@@Base+0xfe92fecc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ cdp 15, 11, cr0, cr0, cr8, {1} │ │ │ │ vldr d5, [pc, #768] @ de78c │ │ │ │ bmi 1239188 <__bss_end__@@Base+0xf339d4> │ │ │ │ blmi 124a75c <__bss_end__@@Base+0xf44fa8> │ │ │ │ @@ -205428,15 +205428,15 @@ │ │ │ │ andcs fp, r4, r8, lsl #31 │ │ │ │ ldrbmi sp, [r0, -r2, lsl #18]! │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ ldrbtmi r4, [sl], #-2563 @ 0xfffff5fd │ │ │ │ orreq lr, r3, #2048 @ 0x800 │ │ │ │ ldmibeq r8, {r0, r1, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ svclt 0x00004770 │ │ │ │ - andseq r9, r0, sl, ror #26 │ │ │ │ + andseq r9, r0, r6, ror #26 │ │ │ │ stmdbcs r0, {r4, sl, ip, sp, pc} │ │ │ │ ldrcc lr, [r0], #-2512 @ 0xfffff630 │ │ │ │ @ instruction: 0x0c03eba4 │ │ │ │ vstmiaeq ip!, {s29-s107} │ │ │ │ strbtmi fp, [r1], #-4024 @ 0xfffff048 │ │ │ │ ldmdble r0, {r2, r3, r7, r8, sl, lr} │ │ │ │ biceq lr, r1, #19456 @ 0x4c00 │ │ │ │ @@ -205448,15 +205448,15 @@ │ │ │ │ blx fecf1b50 <__bss_end__@@Base+0xfe9ec39c> │ │ │ │ stmdbeq r0, {r7, ip, sp, lr, pc}^ │ │ │ │ movwcs r4, #1904 @ 0x770 │ │ │ │ stmdbmi r3, {r1, r2, r4, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ bl 130134 │ │ │ │ @ instruction: 0xf8d30383 │ │ │ │ @ instruction: 0xe7ef3998 │ │ │ │ - andseq r9, r0, r8, lsl sp │ │ │ │ + andseq r9, r0, r4, lsl sp │ │ │ │ tstcs r0, #208, 18 @ 0x340000 │ │ │ │ bl fe9a9364 <__bss_end__@@Base+0xfe6a3bb0> │ │ │ │ b 149fb70 <__bss_end__@@Base+0x119a3bc> │ │ │ │ svclt 0x00b803e3 │ │ │ │ addmi r1, fp, #13172736 @ 0xc90000 │ │ │ │ bl 595398 <__bss_end__@@Base+0x28fbe4> │ │ │ │ andle r0, r6, r1, asr #5 │ │ │ │ @@ -205464,15 +205464,15 @@ │ │ │ │ blcs 30b9ec <__bss_end__@@Base+0x6238> │ │ │ │ andscs sp, r0, r3, lsl #18 │ │ │ │ andcs r4, r1, r0, ror r7 │ │ │ │ bmi 1b0d4c │ │ │ │ bl 170178 │ │ │ │ @ instruction: 0xf8d30383 │ │ │ │ @ instruction: 0x477009bc │ │ │ │ - @ instruction: 0x00109cd8 │ │ │ │ + @ instruction: 0x00109cd4 │ │ │ │ andscc lr, r0, #208, 18 @ 0x340000 │ │ │ │ bl fe9693a4 <__bss_end__@@Base+0xfe663bf0> │ │ │ │ b 149f7b4 <__bss_end__@@Base+0x119a000> │ │ │ │ svclt 0x00b802e2 │ │ │ │ addmi r1, sl, #8978432 @ 0x890000 │ │ │ │ bl 5d53dc <__bss_end__@@Base+0x2cfc28> │ │ │ │ andle r0, r8, r1, asr #1 │ │ │ │ @@ -206343,19 +206343,19 @@ │ │ │ │ stmdals r1, {r0, r1, r2, r3, r6, r7, r8, sl, sp, lr, pc} │ │ │ │ tstpcs fp, r5, asr #12 @ p-variant is OBSOLETE │ │ │ │ ldc2l 7, cr15, [ip], #216 @ 0xd8 │ │ │ │ svclt 0x0000e704 │ │ │ │ andseq sl, ip, r2, asr #18 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ strdeq pc, [lr], -sl │ │ │ │ - andseq r9, r0, ip, ror #8 │ │ │ │ + andseq r9, r0, r8, ror #8 │ │ │ │ andseq sl, ip, sl, lsr #15 │ │ │ │ - @ instruction: 0x001091b8 │ │ │ │ - andseq r9, r0, ip, asr #2 │ │ │ │ - andeq r8, pc, r6, lsl #18 │ │ │ │ + @ instruction: 0x001091b4 │ │ │ │ + andseq r9, r0, r8, asr #2 │ │ │ │ + andeq r8, pc, r2, lsl #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec36f70 <__bss_end__@@Base+0xfe9317bc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 17a3cf8 <__bss_end__@@Base+0x149e544> │ │ │ │ blmi 17cbf94 <__bss_end__@@Base+0x14c67e0> │ │ │ │ ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @@ -206444,15 +206444,15 @@ │ │ │ │ ... │ │ │ │ svcvc 0x00f80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svcvc 0x00f80000 │ │ │ │ andseq sl, ip, r2, lsr #6 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq sl, ip, lr, ror r2 │ │ │ │ - muleq pc, r2, r7 @ │ │ │ │ + andeq r8, pc, lr, lsl #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec370fc <__bss_end__@@Base+0xfe931948> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7ff0ff8 │ │ │ │ mrc 15, 0, APSR_nzcv, cr0, cr1, {1} │ │ │ │ movwcs r4, #2704 @ 0xa90 │ │ │ │ mvnsvc pc, #208666624 @ 0xc700000 │ │ │ │ @@ -207190,25 +207190,25 @@ │ │ │ │ @ instruction: 0x6700e9d4 │ │ │ │ stmib sp, {r1, r5, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf01c6700 │ │ │ │ cdple 15, 15, cr15, cr15, cr15, {6} │ │ │ │ andseq sl, ip, r4, asr #2 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r9, ip, r0, asr pc │ │ │ │ - andeq r8, pc, r4, lsr r4 @ │ │ │ │ - ldrdeq r8, [pc], -r8 @ │ │ │ │ - andeq r8, pc, ip, ror #3 │ │ │ │ - andeq r8, pc, r0, asr r2 @ │ │ │ │ - andeq r8, pc, ip, ror r1 @ │ │ │ │ - muleq pc, r0, r1 @ │ │ │ │ - andeq r7, pc, r2, ror #29 │ │ │ │ - andeq r7, pc, r4, ror #26 │ │ │ │ - @ instruction: 0x000f7cb4 │ │ │ │ - andeq r7, pc, r4, lsl #25 │ │ │ │ - andeq r7, pc, r6, lsl #25 │ │ │ │ + andeq r8, pc, r0, lsr r4 @ │ │ │ │ + ldrdeq r8, [pc], -r4 │ │ │ │ + andeq r8, pc, r8, ror #3 │ │ │ │ + andeq r8, pc, ip, asr #4 │ │ │ │ + andeq r8, pc, r8, ror r1 @ │ │ │ │ + andeq r8, pc, ip, lsl #3 │ │ │ │ + ldrdeq r7, [pc], -lr │ │ │ │ + andeq r7, pc, r0, ror #26 │ │ │ │ + @ instruction: 0x000f7cb0 │ │ │ │ + andeq r7, pc, r0, lsl #25 │ │ │ │ + andeq r7, pc, r2, lsl #25 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ cdpeq 8, 2, cr15, cr8, cr12, {6} │ │ │ │ strne pc, [r8, #-2271] @ 0xfffff721 │ │ │ │ @ instruction: 0xf8dfb0f0 │ │ │ │ andcs r3, r0, #8, 10 @ 0x2000000 │ │ │ │ @@ -208299,19 +208299,19 @@ │ │ │ │ blx fec1dc0c <__bss_end__@@Base+0xfe918458> │ │ │ │ strtmi r4, [r0], -r9, lsr #12 │ │ │ │ ldc2 0, cr15, [ip, #-16]! │ │ │ │ svclt 0x0000e7bd │ │ │ │ mulseq ip, r4, r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r8, ip, r4, asr #28 │ │ │ │ - andeq r7, pc, r6, lsl r3 @ │ │ │ │ - strdeq r6, [pc], -r8 │ │ │ │ - strdeq r6, [pc], -sl │ │ │ │ - andeq r6, pc, r8, lsl lr @ │ │ │ │ - andeq r6, pc, lr, lsr sp @ │ │ │ │ + andeq r7, pc, r2, lsl r3 @ │ │ │ │ + strdeq r6, [pc], -r4 │ │ │ │ + strdeq r6, [pc], -r6 @ │ │ │ │ + andeq r6, pc, r4, lsl lr @ │ │ │ │ + andeq r6, pc, sl, lsr sp @ │ │ │ │ @ instruction: 0x46204651 │ │ │ │ stc2 0, cr15, [r6, #-16]! │ │ │ │ strtmi lr, [r0], -sp, asr #15 │ │ │ │ @ instruction: 0xf0044651 │ │ │ │ stcvs 13, cr15, [r0], #-132 @ 0xffffff7c │ │ │ │ @ instruction: 0xf10b6c62 │ │ │ │ strmi r0, [r3], #-784 @ 0xfffffcf0 │ │ │ │ @@ -208517,16 +208517,16 @@ │ │ │ │ ldrbtmi r6, [sl], #-257 @ 0xfffffeff │ │ │ │ blx fe59fc16 <__bss_end__@@Base+0xfe29a462> │ │ │ │ blt 189ff44 <__bss_end__@@Base+0x159a790> │ │ │ │ @ instruction: 0xf6454620 │ │ │ │ tstls r0, #52, 2 │ │ │ │ blx ffe1fc26 <__bss_end__@@Base+0xffb1a472> │ │ │ │ str r9, [r4, #2832] @ 0xb10 │ │ │ │ - andeq r6, pc, r4, ror #16 │ │ │ │ - andeq r6, pc, sl, asr r8 @ │ │ │ │ + andeq r6, pc, r0, ror #16 │ │ │ │ + andeq r6, pc, r6, asr r8 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fec39168 <__bss_end__@@Base+0xfe9339b4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmib r0, {r3, r4, r5, r6, r7, r8, r9, sl, fp}^ │ │ │ │ bl fe96e7b4 <__bss_end__@@Base+0xfe669000> │ │ │ │ ldmib r1, {r0, r1, sl, fp}^ │ │ │ │ bl ff1ae77c <__bss_end__@@Base+0xfeea8fc8> │ │ │ │ @@ -208998,19 +208998,19 @@ │ │ │ │ @ instruction: 0x4630e5f1 │ │ │ │ teqpcs r4, r5, asr #12 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf838f734 │ │ │ │ svclt 0x0000e736 │ │ │ │ andseq r8, ip, r0, lsl #2 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r7, ip, ip, asr #31 │ │ │ │ - andeq r6, pc, lr, lsr #9 │ │ │ │ - andeq r6, pc, r4, ror #7 │ │ │ │ - andeq r6, pc, r4, lsr #5 │ │ │ │ - andeq r6, pc, r2, ror r0 @ │ │ │ │ - andeq r6, pc, r8, asr #32 │ │ │ │ + andeq r6, pc, sl, lsr #9 │ │ │ │ + andeq r6, pc, r0, ror #7 │ │ │ │ + andeq r6, pc, r0, lsr #5 │ │ │ │ + andeq r6, pc, lr, rrx │ │ │ │ + andeq r6, pc, r4, asr #32 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ stmdami r6, {r2, r9, sl, lr}^ │ │ │ │ addlt r4, r8, r6, asr #22 │ │ │ │ stmdbcs r0, {r3, r4, r5, r6, sl, lr} │ │ │ │ @@ -209244,17 +209244,17 @@ │ │ │ │ stcle 15, cr0, [r2] │ │ │ │ bvs ffb1ca3c <__bss_end__@@Base+0xff817288> │ │ │ │ @ instruction: 0xf91ef00c │ │ │ │ svclt 0x0000e75d │ │ │ │ andhi pc, r0, pc, lsr #7 │ │ │ │ ... │ │ │ │ mvnsmi r0, r0 │ │ │ │ - ldrdeq r7, [pc], -ip │ │ │ │ - andeq r5, pc, r2, lsr pc @ │ │ │ │ - muleq pc, r6, sp @ │ │ │ │ + ldrdeq r7, [pc], -r8 │ │ │ │ + andeq r5, pc, lr, lsr #30 │ │ │ │ + muleq pc, r2, sp @ │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d8f8cc │ │ │ │ @ instruction: 0xf021b082 │ │ │ │ ldrmi r7, [r8], r0, lsl #21 │ │ │ │ movweq pc, #8618 @ 0x21aa @ │ │ │ │ @@ -209491,15 +209491,15 @@ │ │ │ │ ldrmi r4, [sl], -r8, lsr #12 │ │ │ │ mcr2 7, 6, pc, cr10, cr15, {7} @ │ │ │ │ ldrb r6, [r7, -r8, ror #21] │ │ │ │ bl ff620b54 <__bss_end__@@Base+0xff31b3a0> │ │ │ │ andseq r7, ip, sl, lsl #8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r7, ip, sl, asr #6 │ │ │ │ - andeq r5, pc, r2, lsl r9 @ │ │ │ │ + andeq r5, pc, lr, lsl #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec3a0a4 <__bss_end__@@Base+0xfe9348f0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi d26e0c <__bss_end__@@Base+0xa21658> │ │ │ │ blmi d4f0cc <__bss_end__@@Base+0xa49918> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ movwls r6, #22555 @ 0x581b │ │ │ │ @@ -209595,16 +209595,16 @@ │ │ │ │ stclvs 15, cr15, [r2], #-252 @ 0xffffff04 │ │ │ │ strbmi r6, [r9], -r0, ror #21 │ │ │ │ @ instruction: 0xf7fa3a08 │ │ │ │ strvs pc, [r6], #2695 @ 0xa87 │ │ │ │ svclt 0x0000e7d4 │ │ │ │ andseq r7, ip, sl, lsl #2 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andeq r4, pc, r8, lsl #21 │ │ │ │ - andeq r5, pc, ip, ror #12 │ │ │ │ + andeq r4, pc, r4, lsl #21 │ │ │ │ + andeq r5, pc, r8, ror #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec3a248 <__bss_end__@@Base+0xfe934a94> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bvs ff167010 <__bss_end__@@Base+0xfee6185c> │ │ │ │ @ instruction: 0xf890b082 │ │ │ │ svcvs 0x00534031 │ │ │ │ smlabble r3, r3, r2, r4 │ │ │ │ @@ -209620,16 +209620,16 @@ │ │ │ │ @ instruction: 0xe7f4461c │ │ │ │ @ instruction: 0xf6404b05 │ │ │ │ vsubl.s8 , d16, d26 │ │ │ │ stmdbmi r4, {r0, r9, sp, lr} │ │ │ │ strls r4, [r0], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7334479 │ │ │ │ svclt 0x0000fa87 │ │ │ │ - muleq pc, ip, r7 @ │ │ │ │ - andeq r5, pc, r8, ror #11 │ │ │ │ + muleq pc, r8, r7 @ │ │ │ │ + andeq r5, pc, r4, ror #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fec3a2ac <__bss_end__@@Base+0xfe934af8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmib r0, {r3, r4, r5, r6, r7, r8, r9, sl, fp}^ │ │ │ │ stmdbcs r0, {r4, r8, r9, sp} │ │ │ │ movweq lr, #11171 @ 0x2ba3 │ │ │ │ mvneq lr, #323584 @ 0x4f000 │ │ │ │ @@ -209778,16 +209778,16 @@ │ │ │ │ smlabble r5, r1, r2, r4 │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r7, fp, ip, lr} │ │ │ │ ldrble r0, [r9, #1435] @ 0x59b │ │ │ │ ldclt 0, cr2, [r0, #-4] │ │ │ │ mvnsvc pc, #82837504 @ 0x4f00000 │ │ │ │ smlalsle r4, r9, r9, r2 │ │ │ │ svclt 0x0000e7d2 │ │ │ │ - muleq pc, ip, r5 @ │ │ │ │ - mulseq r0, r6, r9 │ │ │ │ + muleq pc, r8, r5 @ │ │ │ │ + mulseq r0, r2, r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec3a524 <__bss_end__@@Base+0xfe934d70> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmib r0, {r3, r4, r5, r6, r7, r8, r9, sl, fp}^ │ │ │ │ stmdbcs r0, {r4, r8, r9, lr} │ │ │ │ bl fe9b4d44 <__bss_end__@@Base+0xfe6af590> │ │ │ │ b 14a3f48 <__bss_end__@@Base+0x119e794> │ │ │ │ @@ -209809,16 +209809,16 @@ │ │ │ │ vaddw.s8 q8, q8, d10 │ │ │ │ strbtmi r6, [r0], -r0, lsl #2 │ │ │ │ @ instruction: 0xf733447a │ │ │ │ stmdbmi r4, {r0, r1, r4, r5, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ bl 13456c │ │ │ │ @ instruction: 0xf8d30383 │ │ │ │ @ instruction: 0xe7e239bc │ │ │ │ - strdeq r5, [pc], -r4 │ │ │ │ - andseq r5, r0, r0, ror #17 │ │ │ │ + strdeq r5, [pc], -r0 │ │ │ │ + @ instruction: 0x001058dc │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e8f8cc │ │ │ │ @ instruction: 0xf8d04686 │ │ │ │ ldmib r0, {r3, r8, r9, ip, lr}^ │ │ │ │ @ instruction: 0xf10e46c4 │ │ │ │ @@ -209878,15 +209878,15 @@ │ │ │ │ vrshl.s8 d16, d5, d5 │ │ │ │ vaddw.s8 q8, q0, d28 │ │ │ │ @ instruction: 0xf8de5101 │ │ │ │ ldrbtmi r0, [sl], #-772 @ 0xfffffcfc │ │ │ │ tstppl r0, #13500416 @ p-variant is OBSOLETE @ 0xce0000 │ │ │ │ tstpvs r4, #13500416 @ p-variant is OBSOLETE @ 0xce0000 │ │ │ │ @ instruction: 0xf8e2f733 │ │ │ │ - strdeq r5, [pc], -lr │ │ │ │ + strdeq r5, [pc], -sl │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec3a6b0 <__bss_end__@@Base+0xfe934efc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46050ff0 │ │ │ │ ldrmi r6, [r9], #-2051 @ 0xfffff7fd │ │ │ │ blne 2215d4 │ │ │ │ @ instruction: 0xf5c61b4e │ │ │ │ @@ -209981,16 +209981,16 @@ │ │ │ │ @ instruction: 0x462287f0 │ │ │ │ @ instruction: 0xf7324640 │ │ │ │ strtmi lr, [r1], -lr, ror #19 │ │ │ │ @ instruction: 0xf8c64630 │ │ │ │ @ instruction: 0xf7ff8000 │ │ │ │ strbmi pc, [r1], -pc, lsr #29 @ │ │ │ │ svclt 0x0000e7a6 │ │ │ │ - @ instruction: 0x001056d2 │ │ │ │ - @ instruction: 0x000f52b0 │ │ │ │ + andseq r5, r0, lr, asr #13 │ │ │ │ + andeq r5, pc, ip, lsr #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec3a850 <__bss_end__@@Base+0xfe93509c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmib r0, {r3, r4, r5, r6, r7, r8, r9, sl, fp}^ │ │ │ │ stmdbcs r0, {r4, r8, r9, lr} │ │ │ │ strmi fp, [sl], -r8, lsr #31 │ │ │ │ movweq lr, #19363 @ 0x4ba3 │ │ │ │ @@ -210011,53 +210011,53 @@ │ │ │ │ @ instruction: 0xf644460a │ │ │ │ @ instruction: 0xf7322171 │ │ │ │ bmi 2235cc │ │ │ │ teqppl r7, r3, asr #12 @ p-variant is OBSOLETE │ │ │ │ smlabtvs r0, r0, r2, pc @ │ │ │ │ @ instruction: 0xf732447a │ │ │ │ svclt 0x0000ffd9 │ │ │ │ - andeq r5, pc, r0, asr #3 │ │ │ │ + @ instruction: 0x000f51bc │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fec3a8c4 <__bss_end__@@Base+0xfe935110> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcvs 15, cr0, [r3], {248} @ 0xf8 │ │ │ │ bvs ff7cfb3c <__bss_end__@@Base+0xff4ca388> │ │ │ │ strle r0, [r0, #-1883] @ 0xfffff8a5 │ │ │ │ bmi 212af8 │ │ │ │ mvnmi pc, r3, asr #12 │ │ │ │ smlabtvs r0, r0, r2, pc @ │ │ │ │ @ instruction: 0xf732447a │ │ │ │ svclt 0x0000ffc1 │ │ │ │ - ldrdeq r5, [pc], -ip │ │ │ │ + ldrdeq r5, [pc], -r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fec3a8f4 <__bss_end__@@Base+0xfe935140> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bvs ff1a76dc <__bss_end__@@Base+0xfeea1f28> │ │ │ │ ldrdlt r6, [fp, -fp]! │ │ │ │ sha1c.32 q11, q9, q1 │ │ │ │ addsmi r7, sl, #1811939328 @ 0x6c000000 │ │ │ │ stclt 8, cr13, [r8, #-0] │ │ │ │ vst1.8 {d20-d21}, [pc], r3 │ │ │ │ vaddw.s8 , q0, d22 │ │ │ │ ldrbtmi r3, [sl], #-257 @ 0xfffffeff │ │ │ │ @ instruction: 0xffa6f732 │ │ │ │ - ldrdeq r5, [pc], -r6 │ │ │ │ + ldrdeq r5, [pc], -r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fec3a928 <__bss_end__@@Base+0xfe935174> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bvs ff167710 <__bss_end__@@Base+0xfee61f5c> │ │ │ │ ldrdlt r6, [fp, -r3]! │ │ │ │ tstcs pc, #3440640 @ 0x348000 │ │ │ │ addsmi r3, r3, #738197504 @ 0x2c000000 │ │ │ │ vstrlt d13, [r8, #-0] │ │ │ │ vpmax.s8 d20, d0, d3 │ │ │ │ vbic.i32 q9, #2 @ 0x00000002 │ │ │ │ ldrbtmi r3, [sl], #-257 @ 0xfffffeff │ │ │ │ @ instruction: 0xff8cf732 │ │ │ │ - @ instruction: 0x000f51b2 │ │ │ │ + andeq r5, pc, lr, lsr #3 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e0f8cc │ │ │ │ subsle r4, r9, r8, lsl #5 │ │ │ │ vmin.s8 d20, d20, d9 │ │ │ │ vqdmlal.s q9, d0, d0[0] │ │ │ │ @@ -210104,17 +210104,17 @@ │ │ │ │ vsra.s64 d22, d1, #64 │ │ │ │ ldrbtmi r3, [sl], #-256 @ 0xffffff00 │ │ │ │ @ instruction: 0xff26f732 │ │ │ │ @ instruction: 0xf6444a05 │ │ │ │ vaddw.s8 q11, q8, d10 │ │ │ │ ldrbtmi r6, [sl], #-256 @ 0xffffff00 │ │ │ │ @ instruction: 0xff1ef732 │ │ │ │ - andeq r5, pc, r6, asr #2 │ │ │ │ - andeq r5, pc, lr, lsr #2 │ │ │ │ - andeq r5, pc, lr, lsl #2 │ │ │ │ + andeq r5, pc, r2, asr #2 │ │ │ │ + andeq r5, pc, sl, lsr #2 │ │ │ │ + andeq r5, pc, sl, lsl #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec3aa40 <__bss_end__@@Base+0xfe93528c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ mcrrvs 15, 15, r0, r2, cr8 │ │ │ │ adcmi r6, r2, #132, 22 @ 0x21000 │ │ │ │ strmi sp, [r3], -r8, lsr #4 │ │ │ │ @ instruction: 0xf1026c80 │ │ │ │ @@ -210135,15 +210135,15 @@ │ │ │ │ bmi 297c80 │ │ │ │ bicscs pc, sp, r5, asr #12 │ │ │ │ smlabtvs r0, r0, r2, pc @ │ │ │ │ ldrbtmi r4, [sl], #-1560 @ 0xfffff9e8 │ │ │ │ mcr2 7, 7, pc, cr4, cr2, {1} @ │ │ │ │ biccs pc, r2, r5, asr #12 │ │ │ │ @ instruction: 0xff4af732 │ │ │ │ - strheq r5, [pc], -sl │ │ │ │ + strheq r5, [pc], -r6 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec3aab4 <__bss_end__@@Base+0xfe935300> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ mcrrvs 15, 14, r0, r5, cr8 │ │ │ │ addsmi r6, r5, #133120 @ 0x20800 │ │ │ │ @ instruction: 0x4603d236 │ │ │ │ @ instruction: 0xf1056c00 │ │ │ │ @@ -210826,15 +210826,15 @@ │ │ │ │ cdpeq 1, 0, cr15, cr1, cr14, {0} │ │ │ │ addsle r4, r0, r1, ror r5 │ │ │ │ eorscc pc, lr, r2, lsr r8 @ │ │ │ │ rscsle r4, r7, fp, lsr #5 │ │ │ │ str r2, [fp, r0, lsl #6] │ │ │ │ mvnne pc, r5, asr #12 │ │ │ │ @ instruction: 0xf9e4f732 │ │ │ │ - @ instruction: 0x001049ba │ │ │ │ + @ instruction: 0x001049b6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fec3b580 <__bss_end__@@Base+0xfe935dcc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcvs 15, cr0, [r1], {248} @ 0xf8 │ │ │ │ and fp, r9, r1, lsr #18 │ │ │ │ strle r0, [r7, #-1755] @ 0xfffff925 │ │ │ │ smlawtlt r9, r9, r8, r6 │ │ │ │ @@ -211032,16 +211032,16 @@ │ │ │ │ @ instruction: 0xf732210b │ │ │ │ svclt 0x0000f853 │ │ │ │ andhi pc, r0, pc, lsr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addmi r4, pc, r0 │ │ │ │ andseq r5, ip, lr, asr #21 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - muleq pc, r8, r4 @ │ │ │ │ - andeq r4, pc, ip, asr r3 @ │ │ │ │ + muleq pc, r4, r4 @ │ │ │ │ + andeq r4, pc, r8, asr r3 @ │ │ │ │ andseq r5, ip, r2, ror sl │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0060f8cc │ │ │ │ ldmdami r6!, {r2, r9, sl, lr}^ │ │ │ │ addslt r4, pc, r6, ror fp @ │ │ │ │ @@ -211160,16 +211160,16 @@ │ │ │ │ strb r1, [fp, r9, lsl #21] │ │ │ │ mcr 7, 6, pc, cr14, cr0, {1} @ │ │ │ │ @ instruction: 0xf6454620 │ │ │ │ @ instruction: 0xf731210b │ │ │ │ svclt 0x0000ff4d │ │ │ │ @ instruction: 0x001c59d0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andseq r4, r0, r0, asr r5 │ │ │ │ - andseq r4, r0, r8, asr #10 │ │ │ │ + andseq r4, r0, ip, asr #10 │ │ │ │ + andseq r4, r0, r4, asr #10 │ │ │ │ andseq r5, ip, ip, lsl #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec3bac0 <__bss_end__@@Base+0xfe93630c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldrmi r0, [r4], r0, ror #31 │ │ │ │ strbtmi r4, [r1], -sp, lsl #12 │ │ │ │ ldrdgt pc, [r8, -pc]! @ │ │ │ │ @@ -211306,15 +211306,15 @@ │ │ │ │ ldclt 0, cr11, [r0, #-12]! │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ @ instruction: 0xf730e7f0 │ │ │ │ strtmi lr, [r8], -r8, lsr #27 │ │ │ │ mcr2 7, 2, pc, cr8, cr1, {1} @ │ │ │ │ andseq r5, ip, sl, lsl r6 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - mulseq r0, sl, r4 │ │ │ │ + mulseq r0, r6, r4 │ │ │ │ @ instruction: 0x001c55d8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec3bd04 <__bss_end__@@Base+0xfe936550> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ addlt r0, r3, r8, ror #31 │ │ │ │ stmdavs r5, {r0, r1, r3, r9, sl, lr} │ │ │ │ ldmib r0, {r0, r8, ip, pc}^ │ │ │ │ @@ -212092,15 +212092,15 @@ │ │ │ │ mcr2 7, 7, pc, cr2, cr15, {7} @ │ │ │ │ @ instruction: 0xf1a26c62 │ │ │ │ strb r0, [r2, r8, lsl #10]! │ │ │ │ vpmax.s8 d20, d6, d3 │ │ │ │ vsra.s64 q8, , #64 │ │ │ │ ldrbtmi r3, [sl], #-256 @ 0xffffff00 │ │ │ │ @ instruction: 0xff96f730 │ │ │ │ - andeq r3, pc, lr, lsl #4 │ │ │ │ + andeq r3, pc, sl, lsl #4 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec3c948 <__bss_end__@@Base+0xfe937194> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmib r0, {r4, r6, r7, r8, r9, sl, fp}^ │ │ │ │ stmdbcs r0, {r4, r8, r9, ip, lr} │ │ │ │ svclt 0x00a84604 │ │ │ │ bl fe9b6f7c <__bss_end__@@Base+0xfe6b17c8> │ │ │ │ @@ -212308,15 +212308,15 @@ │ │ │ │ stclt 1, cr11, [r8, #-8] │ │ │ │ pop {r3, r4, r6, r7, r9, fp, sp, lr} │ │ │ │ str r4, [sp, #-8]! │ │ │ │ vpmax.s8 d20, d6, d3 │ │ │ │ vsra.s64 d16, d12, #64 │ │ │ │ ldrbtmi r3, [sl], #-256 @ 0xffffff00 │ │ │ │ stc2l 7, cr15, [r6, #192]! @ 0xc0 │ │ │ │ - andeq r2, pc, lr, lsr #29 │ │ │ │ + andeq r2, pc, sl, lsr #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec3cca8 <__bss_end__@@Base+0xfe9374f4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldrdlt r0, [r7], r8 │ │ │ │ movwcs r4, #2594 @ 0xa22 │ │ │ │ mvnsvc pc, #217055232 @ 0xcf00000 │ │ │ │ @ instruction: 0x4604447a │ │ │ │ @@ -212415,15 +212415,15 @@ │ │ │ │ stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ bvs fe521490 <__bss_end__@@Base+0xfe21bcdc> │ │ │ │ movwcs lr, #1981 @ 0x7bd │ │ │ │ mrcle 8, 7, r6, cr15, cr11, {0} │ │ │ │ @ instruction: 0xf644462a │ │ │ │ @ instruction: 0xf7302171 │ │ │ │ svclt 0x0000fcf9 │ │ │ │ - andeq r2, pc, lr, ror sp @ │ │ │ │ + andeq r2, pc, sl, ror sp @ │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ bmi 8776a0 <__bss_end__@@Base+0x571eec> │ │ │ │ blmi 8774e0 <__bss_end__@@Base+0x571d2c> │ │ │ │ addlt r4, r5, sl, ror r4 │ │ │ │ @@ -214250,15 +214250,15 @@ │ │ │ │ ldrbtmi r4, [r9], #-2310 @ 0xfffff6fa │ │ │ │ addeq lr, r2, #1024 @ 0x400 │ │ │ │ ldmibcs ip!, {r1, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ svcvc 0x009ff412 │ │ │ │ @ instruction: 0xe7d7d1d1 │ │ │ │ @ instruction: 0xf72e4620 │ │ │ │ svclt 0x0000ff6e │ │ │ │ - andseq r1, r0, r2, ror r3 │ │ │ │ + andseq r1, r0, lr, ror #6 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ addlt r6, r5, r3, lsl #20 │ │ │ │ strmi r6, [r4], -r2, asr #22 │ │ │ │ streq lr, [r2, -r1, asr #20] │ │ │ │ @@ -214634,15 +214634,15 @@ │ │ │ │ teqpmi r9, ip, asr #4 @ p-variant is OBSOLETE │ │ │ │ mcrr2 7, 2, pc, sp, cr14 @ │ │ │ │ vpmax.s8 d20, d12, d4 │ │ │ │ vorr.i32 d20, #4 @ 0x00000004 │ │ │ │ ldrbtmi r3, [sl], #-256 @ 0xffffff00 │ │ │ │ blx fed25bc2 <__bss_end__@@Base+0xfea2040e> │ │ │ │ @ instruction: 0xffff47ff │ │ │ │ - andeq r0, pc, r6, asr #21 │ │ │ │ + andeq r0, pc, r2, asr #21 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec3f118 <__bss_end__@@Base+0xfe939964> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmib r1, {r4, r5, r6, r7, r8, r9, sl, fp}^ │ │ │ │ @ instruction: 0xf1024300 │ │ │ │ bne ff9e9828 <__bss_end__@@Base+0xff6e4074> │ │ │ │ bl 278fc4 │ │ │ │ @@ -214654,15 +214654,15 @@ │ │ │ │ ldmdbne r8, {r0, r1, r3, r5, r6, sp, lr} │ │ │ │ eorvs r4, r8, r3, lsr r4 │ │ │ │ ldcllt 0, cr6, [r0, #-684]! @ 0xfffffd54 │ │ │ │ vpmax.s8 d20, d8, d3 │ │ │ │ vsra.s64 d23, d8, #64 │ │ │ │ ldrbtmi r3, [sl], #-257 @ 0xfffffeff │ │ │ │ blx fe2a5c16 <__bss_end__@@Base+0xfdfa0462> │ │ │ │ - andeq r0, pc, r2, ror sl @ │ │ │ │ + andeq r0, pc, lr, ror #20 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e8f8cc │ │ │ │ stcls 6, cr4, [r6, #-24] @ 0xffffffe8 │ │ │ │ @ instruction: 0x460c4618 │ │ │ │ bvs ffdb97d8 <__bss_end__@@Base+0xffab4024> │ │ │ │ @@ -214716,15 +214716,15 @@ │ │ │ │ @ instruction: 0xf647fe09 │ │ │ │ @ instruction: 0xf8205322 │ │ │ │ rsbvs r3, r0, r2, lsl #22 │ │ │ │ @ instruction: 0x4601bdf8 │ │ │ │ bleq 226190 │ │ │ │ @ instruction: 0xff60f7ff │ │ │ │ ldrb r4, [r4, r3, lsl #12] │ │ │ │ - @ instruction: 0x000f09b6 │ │ │ │ + @ instruction: 0x000f09b2 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec3f260 <__bss_end__@@Base+0xfe939aac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ strmi r4, [lr], -r8, lsl #12 │ │ │ │ cdp 7, 1, cr15, cr0, cr13, {1} │ │ │ │ stmdavs r3!, {r0, r2, r9, sl, lr}^ │ │ │ │ @@ -214820,15 +214820,15 @@ │ │ │ │ mrc2 7, 4, pc, cr10, cr15, {7} │ │ │ │ biccs pc, ip, #212, 16 @ 0xd40000 │ │ │ │ bmi 222154 │ │ │ │ msrcs (UNDEF: 109), r1 │ │ │ │ smlabtcc r1, r0, r2, pc @ │ │ │ │ ldrbtmi r6, [sl], #-2080 @ 0xfffff7e0 │ │ │ │ blx fa5eac <__bss_end__@@Base+0xca06f8> │ │ │ │ - strdeq r0, [pc], -r6 │ │ │ │ + strdeq r0, [pc], -r2 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec3f400 <__bss_end__@@Base+0xfe939c4c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strcs r0, [r0, #-4072] @ 0xfffff018 │ │ │ │ ldrbvc pc, [pc, #1735]! @ e88d3 @ │ │ │ │ andsmi r4, sp, r7, lsl #12 │ │ │ │ cmple r8, r0, lsl #26 │ │ │ │ @@ -214869,15 +214869,15 @@ │ │ │ │ tstpeq r8, r1, asr #32 @ p-variant is OBSOLETE │ │ │ │ ldrhtmi lr, [r8], #141 @ 0x8d │ │ │ │ bmi 222048 │ │ │ │ mvnscc pc, r1, asr #4 │ │ │ │ smlabtcc r1, r0, r2, pc @ │ │ │ │ ldrbtmi r6, [sl], #-2104 @ 0xfffff7c8 │ │ │ │ @ instruction: 0xf9d8f72e │ │ │ │ - andeq r0, pc, r2, asr #14 │ │ │ │ + andeq r0, pc, lr, lsr r7 @ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec3f4c4 <__bss_end__@@Base+0xfe939d10> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf5020ff0 │ │ │ │ strmi r4, [sp], -r0, lsl #6 │ │ │ │ svccc 0x0080f5b3 │ │ │ │ strmi sp, [sl], -r4, lsl #4 │ │ │ │ @@ -215057,15 +215057,15 @@ │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ blls 1cd19c │ │ │ │ bmi 222268 │ │ │ │ orrcc pc, pc, r1, asr #4 │ │ │ │ smlabtcc r1, r0, r2, pc @ │ │ │ │ ldrbtmi r6, [sl], #-2080 @ 0xfffff7e0 │ │ │ │ @ instruction: 0xf860f72e │ │ │ │ - andeq r0, pc, r2, asr r4 @ │ │ │ │ + andeq r0, pc, lr, asr #8 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d8f8cc │ │ │ │ ldrmi r4, [r0], -r4, lsl #12 │ │ │ │ addlt r4, r4, r7, lsr #20 │ │ │ │ @ instruction: 0xf10d4b27 │ │ │ │ @@ -215176,16 +215176,16 @@ │ │ │ │ stmdbcs r0, {r4, r7, r9, fp, ip} │ │ │ │ strmi sp, [sl], #-3056 @ 0xfffff410 │ │ │ │ @ instruction: 0xd1f44298 │ │ │ │ blle ffbb2f78 <__bss_end__@@Base+0xff8ad7c4> │ │ │ │ @ instruction: 0x61a84614 │ │ │ │ ldmdavc sl, {r2, r4, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ svclt 0x0000e7c6 │ │ │ │ - andseq r0, r0, r2, asr r5 │ │ │ │ - andseq r0, r0, r8, lsl #10 │ │ │ │ + andseq r0, r0, lr, asr #10 │ │ │ │ + andseq r0, r0, r4, lsl #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec3f994 <__bss_end__@@Base+0xfe93a1e0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdbvs r3, {r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ stmvs r2, {r2, r4, r9, sl, lr} │ │ │ │ bne fe7b9fb8 <__bss_end__@@Base+0xfe4b4804> │ │ │ │ ldmdble r2, {r0, r2, r8, r9, fp, sp}^ │ │ │ │ @@ -215235,18 +215235,18 @@ │ │ │ │ @ instruction: 0xf7ff0b08 │ │ │ │ sbfx pc, fp, #22, #6 │ │ │ │ vpmax.s8 d20, d9, d7 │ │ │ │ vaddw.s8 q8, q8, d25 │ │ │ │ stmdavs r8!, {r8, sp, lr} │ │ │ │ @ instruction: 0xf72d447a │ │ │ │ svclt 0x0000fefd │ │ │ │ - andseq r0, r0, lr, lsr #9 │ │ │ │ - andseq r0, r0, lr, ror r4 │ │ │ │ - andseq r0, r0, r4, lsr r4 │ │ │ │ - muleq pc, ip, r1 @ │ │ │ │ + andseq r0, r0, sl, lsr #9 │ │ │ │ + andseq r0, r0, sl, ror r4 │ │ │ │ + andseq r0, r0, r0, lsr r4 │ │ │ │ + muleq pc, r8, r1 @ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec3fa88 <__bss_end__@@Base+0xfe93a2d4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040fd8 │ │ │ │ blmi 11ba99c <__bss_end__@@Base+0xeb51e8> │ │ │ │ ldrbtmi fp, [r8], #-133 @ 0xffffff7b │ │ │ │ stmiavs r2!, {r0, r2, r4, r9, sl, lr} │ │ │ │ @@ -215312,17 +215312,17 @@ │ │ │ │ ldr pc, [r1, r3, asr #21] │ │ │ │ mrrcne 8, 10, r6, sl, cr3 │ │ │ │ andsvc r6, sp, r2, lsr #1 │ │ │ │ @ instruction: 0xf72ce7bd │ │ │ │ svclt 0x0000ee4e │ │ │ │ andseq r1, ip, sl, lsl #16 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andseq r0, r0, r0, lsl #7 │ │ │ │ + andseq r0, r0, ip, ror r3 │ │ │ │ andseq r1, ip, sl, lsl #15 │ │ │ │ - andeq r0, pc, ip, lsl #1 │ │ │ │ + andeq r0, pc, r8, lsl #1 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec3fbb8 <__bss_end__@@Base+0xfe93a404> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdbvs r3, {r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ stmvs r2, {r0, r2, r4, r9, sl, lr} │ │ │ │ strmi r4, [lr], -r4, lsl #12 │ │ │ │ blcs 26f438 │ │ │ │ @@ -215416,17 +215416,17 @@ │ │ │ │ adcvs r1, r3, fp, asr #24 │ │ │ │ ldrb r7, [r7, r8]! │ │ │ │ ldcle 8, cr2, [ip], {247} @ 0xf7 │ │ │ │ andeq pc, r7, r0 │ │ │ │ vst2.8 {d18-d21}, [pc], fp │ │ │ │ strcs r3, [r4, #-1664] @ 0xfffff980 │ │ │ │ svclt 0x0000e76c │ │ │ │ - andseq r0, r0, r4, lsl #5 │ │ │ │ - andseq r0, r0, r8, lsr r2 │ │ │ │ - andeq pc, lr, sl, lsl #31 │ │ │ │ + andseq r0, r0, r0, lsl #5 │ │ │ │ + andseq r0, r0, r4, lsr r2 │ │ │ │ + andeq pc, lr, r6, lsl #31 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ blhi 1a4010 │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b0f8cc │ │ │ │ strmi r6, [pc], -sp, lsl #21 │ │ │ │ ldrmi r6, [r6], -r9, lsl #22 │ │ │ │ @@ -215869,15 +215869,15 @@ │ │ │ │ @ instruction: 0xf8d9fe69 │ │ │ │ blls f1254 │ │ │ │ @ instruction: 0xf8d9e751 │ │ │ │ str fp, [sp, r4] │ │ │ │ ldmib r2!, {r2, r3, r5, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ andseq r0, ip, r0, ror #31 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andeq pc, pc, ip, asr fp @ │ │ │ │ + andeq pc, pc, r8, asr fp @ │ │ │ │ andseq r0, ip, r0, lsr #30 │ │ │ │ @ instruction: 0xb32b6ac3 │ │ │ │ @ instruction: 0xf101694b │ │ │ │ bl 169adc │ │ │ │ strbmi r0, [r2, #-3075]! @ 0xfffff3fd │ │ │ │ @ instruction: 0xf991d01e │ │ │ │ blcs f52e8 │ │ │ │ @@ -215894,16 +215894,16 @@ │ │ │ │ @ instruction: 0xf99edb03 │ │ │ │ bcs f2d98 │ │ │ │ pop {r0, r1, r4, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ usat r4, #27, r0 │ │ │ │ pop {r1, r3, r4, r5, r6, r7, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf7fe4010 │ │ │ │ svclt 0x0000bef3 │ │ │ │ - andeq pc, pc, r8, ror #19 │ │ │ │ - ldrdeq pc, [pc], -r4 │ │ │ │ + andeq pc, pc, r4, ror #19 │ │ │ │ + ldrdeq pc, [pc], -r0 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ strmi fp, [r7], -r3, lsl #1 │ │ │ │ ldrmi r4, [r0], ip, lsl #12 │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ @@ -216041,18 +216041,18 @@ │ │ │ │ @ instruction: 0xf507e7d2 │ │ │ │ ldmdavs r8!, {r3, r4, r6, r8, ip, sp, lr} │ │ │ │ @ instruction: 0xf7fe2207 │ │ │ │ @ instruction: 0xf8d7fd0b │ │ │ │ ldr r1, [ip, r0, ror #6]! │ │ │ │ strbmi r4, [sl], r8, asr #13 │ │ │ │ svclt 0x0000e743 │ │ │ │ - andseq r1, r0, r4, ror #24 │ │ │ │ - andeq pc, pc, r4, asr r9 @ │ │ │ │ - andseq r1, r0, r6, asr #24 │ │ │ │ - andeq pc, pc, ip, lsr #18 │ │ │ │ + andseq r1, r0, r0, ror #24 │ │ │ │ + andeq pc, pc, r0, asr r9 @ │ │ │ │ + andseq r1, r0, r2, asr #24 │ │ │ │ + andeq pc, pc, r8, lsr #18 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0090f8cc │ │ │ │ @ instruction: 0xf8df4682 │ │ │ │ @ instruction: 0xf8df0c84 │ │ │ │ addslt r3, r3, r4, lsl #25 │ │ │ │ @@ -216854,18 +216854,18 @@ │ │ │ │ cmnpcs fp, #16449536 @ p-variant is OBSOLETE @ 0xfb0000 │ │ │ │ tstpeq ip, r4, lsl #2 @ p-variant is OBSOLETE │ │ │ │ cmppcc r4, #13238272 @ p-variant is OBSOLETE @ 0xca0000 │ │ │ │ blt 1be81ac <__bss_end__@@Base+0x18e29f8> │ │ │ │ andseq r0, ip, ip, ror #22 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x001bbffa │ │ │ │ - andeq pc, pc, lr, lsr #10 │ │ │ │ - @ instruction: 0x000ef1be │ │ │ │ - andeq pc, pc, sl, asr r2 @ │ │ │ │ - andeq lr, lr, ip, lsl sp │ │ │ │ + andeq pc, pc, sl, lsr #10 │ │ │ │ + @ instruction: 0x000ef1ba │ │ │ │ + andeq pc, pc, r6, asr r2 @ │ │ │ │ + andeq lr, lr, r8, lsl sp │ │ │ │ ldrheq r0, [ip], -lr │ │ │ │ @ instruction: 0xf8ca230a │ │ │ │ @ instruction: 0xf8da334c │ │ │ │ movwls r3, #17264 @ 0x4370 │ │ │ │ sbcscc lr, r8, #3571712 @ 0x368000 │ │ │ │ andls r1, r0, #630784 @ 0x9a000 │ │ │ │ msrcs SPSR_f, #14286848 @ 0xda0000 │ │ │ │ @@ -217667,31 +217667,31 @@ │ │ │ │ ldrbtmi r0, [sl], #-0 │ │ │ │ stc2 7, cr15, [r6], {43} @ 0x2b │ │ │ │ vpmin.s8 d20, d6, d4 │ │ │ │ vsra.s64 d19, d30, #64 │ │ │ │ @ instruction: 0xf8da3101 │ │ │ │ ldrbtmi r0, [sl], #-0 │ │ │ │ blx 28b1e │ │ │ │ - andseq r0, r0, sl, asr #26 │ │ │ │ - andeq lr, lr, ip, ror #15 │ │ │ │ - andeq lr, pc, sl, lsl #16 │ │ │ │ - andeq lr, pc, r2, lsl #15 │ │ │ │ - strdeq lr, [pc], -r4 │ │ │ │ - andeq lr, pc, r4, lsl #12 │ │ │ │ - andeq lr, pc, r2, ror r5 @ │ │ │ │ - @ instruction: 0x000fe2b6 │ │ │ │ - andeq sp, lr, sl, lsr sp │ │ │ │ - ldrdeq sp, [lr], -lr │ │ │ │ + andseq r0, r0, r6, asr #26 │ │ │ │ + andeq lr, lr, r8, ror #15 │ │ │ │ + andeq lr, pc, r6, lsl #16 │ │ │ │ + andeq lr, pc, lr, ror r7 @ │ │ │ │ + strdeq lr, [pc], -r0 │ │ │ │ + andeq lr, pc, r0, lsl #12 │ │ │ │ + andeq lr, pc, lr, ror #10 │ │ │ │ + @ instruction: 0x000fe2b2 │ │ │ │ + andeq sp, lr, r6, lsr sp │ │ │ │ + ldrdeq sp, [lr], -sl │ │ │ │ + andeq sp, lr, sl, asr #24 │ │ │ │ + strdeq sp, [lr], -lr │ │ │ │ + andeq sp, lr, sl, asr #25 │ │ │ │ + andeq sp, lr, r6, lsl #26 │ │ │ │ andeq sp, lr, lr, asr #24 │ │ │ │ - andeq sp, lr, r2, lsl #26 │ │ │ │ - andeq sp, lr, lr, asr #25 │ │ │ │ - andeq sp, lr, sl, lsl #26 │ │ │ │ - andeq sp, lr, r2, asr ip │ │ │ │ - andeq sp, lr, sl, lsl ip │ │ │ │ - andeq sp, lr, sl, lsr #23 │ │ │ │ + andeq sp, lr, r6, lsl ip │ │ │ │ + andeq sp, lr, r6, lsr #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec420bc <__bss_end__@@Base+0xfe93c908> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8d00ff8 │ │ │ │ strmi r1, [r4], -r4, lsr #6 │ │ │ │ bcs c52f4 │ │ │ │ stmdbvs fp, {r3, fp, ip, lr, pc}^ │ │ │ │ @@ -217774,15 +217774,15 @@ │ │ │ │ teqpcs r4, r5, asr #12 @ p-variant is OBSOLETE │ │ │ │ blx fe7a8cb6 <__bss_end__@@Base+0xfe4a3502> │ │ │ │ @ instruction: 0xf6444630 │ │ │ │ @ instruction: 0xf72b2125 │ │ │ │ svclt 0x0000fb13 │ │ │ │ andseq pc, fp, r6, lsl #3 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - strdeq sp, [lr], -r2 │ │ │ │ + andeq sp, lr, lr, ror #23 │ │ │ │ andseq pc, fp, sl, asr #1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec4222c <__bss_end__@@Base+0xfe93ca78> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bvs ff1eeff4 <__bss_end__@@Base+0xfeee9840> │ │ │ │ bvs ff9bc86c <__bss_end__@@Base+0xff6b70b8> │ │ │ │ rscvs r3, r3, #1024 @ 0x400 │ │ │ │ @@ -218175,15 +218175,15 @@ │ │ │ │ @ instruction: 0xf645f811 │ │ │ │ @ instruction: 0xf72b6195 │ │ │ │ @ instruction: 0x4649f877 │ │ │ │ @ instruction: 0xf72b4630 │ │ │ │ @ instruction: 0x4604f975 │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ @ instruction: 0xe7e1af7e │ │ │ │ - andeq sp, lr, r8, lsl #7 │ │ │ │ + andeq sp, lr, r4, lsl #7 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b0f8cc │ │ │ │ @ instruction: 0xf8dfb08b │ │ │ │ @ instruction: 0x46043734 │ │ │ │ @ instruction: 0xf8df9206 │ │ │ │ @@ -218644,17 +218644,17 @@ │ │ │ │ smlabteq r1, r0, r2, pc @ │ │ │ │ @ instruction: 0xf72a6820 │ │ │ │ @ instruction: 0x4630fcdd │ │ │ │ stc2l 7, cr15, [sl, #168] @ 0xa8 │ │ │ │ ldr r6, [r2, -r6, lsr #16] │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq lr, fp, ip, lsl sl │ │ │ │ - andeq sp, lr, sl, asr #7 │ │ │ │ + andeq sp, lr, r6, asr #7 │ │ │ │ andseq lr, fp, lr, lsr r8 │ │ │ │ - ldrdeq ip, [lr], -r6 │ │ │ │ + ldrdeq ip, [lr], -r2 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e8f8cc │ │ │ │ adccs r4, r8, #5242880 @ 0x500000 │ │ │ │ @ instruction: 0xf5002100 │ │ │ │ stmdavs ip!, {r0, r1, r4, r5, r6, ip, sp, lr} │ │ │ │ @@ -218903,15 +218903,15 @@ │ │ │ │ bmi 2a6158 │ │ │ │ orrscs pc, r2, r5, asr #12 │ │ │ │ smlabtcc r0, r0, r2, pc @ │ │ │ │ @ instruction: 0xf72a447a │ │ │ │ @ instruction: 0x4628fa59 │ │ │ │ msrcc (UNDEF: 107), sp │ │ │ │ blx ffb69e68 <__bss_end__@@Base+0xff8646b4> │ │ │ │ - andeq ip, lr, r8, ror #19 │ │ │ │ + andeq ip, lr, r4, ror #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fec433cc <__bss_end__@@Base+0xfe93dc18> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdbmi r3, {r3, r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ @ instruction: 0xffaaf7ff │ │ │ │ stclt 0, cr2, [r8, #-4] │ │ │ │ @@ -219287,15 +219287,15 @@ │ │ │ │ @ instruction: 0xf898f72a │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ ubfx sl, r4, #29, #4 │ │ │ │ tstppl ip, lr, asr #4 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffedf729 │ │ │ │ andseq sp, fp, sl, lsr #24 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andeq ip, pc, r4, asr r7 @ │ │ │ │ + andeq ip, pc, r0, asr r7 @ │ │ │ │ andseq sp, fp, lr, lsl #20 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec439d0 <__bss_end__@@Base+0xfe93e21c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmibvs sp, {r5, r6, r7, r8, r9, sl, fp}^ │ │ │ │ stmdbvs lr, {r0, r1, r7, ip, sp, pc} │ │ │ │ bl 286e1c │ │ │ │ @@ -219689,15 +219689,15 @@ │ │ │ │ addsmi r3, ip, #8, 6 @ 0x20000000 │ │ │ │ ldrbtvs sp, [sp], #-507 @ 0xfffffe05 │ │ │ │ bmi 21c5d8 │ │ │ │ teqpne r0, r6, asr #4 @ p-variant is OBSOLETE │ │ │ │ smlabtcc r0, r0, r2, pc @ │ │ │ │ @ instruction: 0xf729447a │ │ │ │ svclt 0x0000fc31 │ │ │ │ - andeq fp, lr, r4, asr #22 │ │ │ │ + andeq fp, lr, r0, asr #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ stc 12, cr5, [sp, #-512]! @ 0xfffffe00 │ │ │ │ bl fec4fa20 <__bss_end__@@Base+0xfe94a26c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmib r0, {r5, r6, r7, r8, r9, sl, fp}^ │ │ │ │ addlt r2, r3, r0, lsl r3 │ │ │ │ bne fe7be638 <__bss_end__@@Base+0xfe4b8e84> │ │ │ │ @@ -219731,15 +219731,15 @@ │ │ │ │ blx ff9aae94 <__bss_end__@@Base+0xff6a56e0> │ │ │ │ strb r6, [ip, r5, lsr #5] │ │ │ │ vpmax.s8 d20, d6, d4 │ │ │ │ vaddw.s8 q11, q8, d9 │ │ │ │ strtmi r3, [r0], -r0, lsl #2 │ │ │ │ @ instruction: 0xf729447a │ │ │ │ svclt 0x0000fbdd │ │ │ │ - andeq fp, lr, r0, lsl #26 │ │ │ │ + strdeq fp, [lr], -ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec440bc <__bss_end__@@Base+0xfe93e908> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ mcrrvs 15, 15, r0, r5, cr0 │ │ │ │ addsmi r6, sp, #134144 @ 0x20c00 │ │ │ │ strmi sp, [r4], -r1, lsr #4 │ │ │ │ bcs 119574 │ │ │ │ @@ -219759,15 +219759,15 @@ │ │ │ │ smlabtcc r0, r0, r2, pc @ │ │ │ │ @ instruction: 0xf729447a │ │ │ │ @ instruction: 0xf645fbad │ │ │ │ @ instruction: 0xf7292160 │ │ │ │ @ instruction: 0x4620fc13 │ │ │ │ msrcc (UNDEF: 107), sp │ │ │ │ ldc2 7, cr15, [r9], #-164 @ 0xffffff5c │ │ │ │ - muleq lr, r0, ip │ │ │ │ + andeq fp, lr, ip, lsl #25 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ ldceq 8, cr15, [r0, #-816] @ 0xfffffcd0 │ │ │ │ @ instruction: 0xf5ad4c42 │ │ │ │ blmi 118c408 <__bss_end__@@Base+0xe86c54> │ │ │ │ beq 829344 <__bss_end__@@Base+0x523b90> │ │ │ │ @@ -219833,15 +219833,15 @@ │ │ │ │ @ instruction: 0xf50dd106 │ │ │ │ pop {r0, r1, r4, r5, r8, sl, fp, ip, sp, lr} │ │ │ │ @ instruction: 0xf10d8ff0 │ │ │ │ @ instruction: 0xe7e8041d │ │ │ │ b fffaace0 <__bss_end__@@Base+0xffca552c> │ │ │ │ andseq sp, fp, r0, ror #2 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - strdeq fp, [pc], -r6 │ │ │ │ + strdeq fp, [pc], -r2 │ │ │ │ andseq sp, fp, r2, lsl #1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec44258 <__bss_end__@@Base+0xfe93eaa4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x460d0ff0 │ │ │ │ ldmib r0, {r2, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf8d021ca │ │ │ │ @@ -219933,16 +219933,16 @@ │ │ │ │ blx 162ae64 <__bss_end__@@Base+0x13256b0> │ │ │ │ @ instruction: 0xf7294620 │ │ │ │ @ instruction: 0x460afb10 │ │ │ │ @ instruction: 0xf6444620 │ │ │ │ @ instruction: 0xf7292125 │ │ │ │ svclt 0x0000fa33 │ │ │ │ @ instruction: 0x001b85d6 │ │ │ │ - andeq fp, pc, r6, asr #21 │ │ │ │ - strdeq fp, [lr], -lr │ │ │ │ + andeq fp, pc, r2, asr #21 │ │ │ │ + strdeq fp, [lr], -sl │ │ │ │ ldrb r2, [r9, -r1, lsl #6]! │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ stc 12, cr5, [sp, #-512]! @ 0xfffffe00 │ │ │ │ bl fec4fdf8 <__bss_end__@@Base+0xfe94a644> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldrmi r0, [lr], -r0, ror #31 │ │ │ │ streq pc, [r1], #-3 │ │ │ │ @@ -220298,16 +220298,16 @@ │ │ │ │ @ instruction: 0x06e7e6f6 │ │ │ │ svcge 0x000ff57f │ │ │ │ @ instruction: 0xf53f0698 │ │ │ │ str sl, [sl, -r7, lsl #30] │ │ │ │ andhi pc, r0, pc, lsr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ teqmi r0, #0 │ │ │ │ - andeq fp, pc, r4, ror #15 │ │ │ │ - andeq fp, pc, ip, ror #13 │ │ │ │ + andeq fp, pc, r0, ror #15 │ │ │ │ + andeq fp, pc, r8, ror #13 │ │ │ │ blpl ff2e9258 <__bss_end__@@Base+0xfefe3aa4> │ │ │ │ blpl 126926c <__bss_end__@@Base+0xf63ab8> │ │ │ │ blx 529364 <__bss_end__@@Base+0x223bb0> │ │ │ │ addshi pc, sp, r0, lsl #3 │ │ │ │ blmi 16e8e24 <__bss_end__@@Base+0x13e3670> │ │ │ │ blpl 122927c <__bss_end__@@Base+0xf23ac8> │ │ │ │ blx 529374 <__bss_end__@@Base+0x223bc0> │ │ │ │ @@ -221066,17 +221066,17 @@ │ │ │ │ tstpcs r7, r5, asr #12 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf9e2f728 │ │ │ │ @ instruction: 0xf6454628 │ │ │ │ @ instruction: 0xf72821ae │ │ │ │ svclt 0x0000f9dd │ │ │ │ andseq fp, fp, r2, asr pc │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andeq sl, lr, lr, ror #19 │ │ │ │ - andeq sl, pc, r8, asr #20 │ │ │ │ - andeq sl, pc, sl, ror #19 │ │ │ │ + andeq sl, lr, sl, ror #19 │ │ │ │ + andeq sl, pc, r4, asr #20 │ │ │ │ + andeq sl, pc, r6, ror #19 │ │ │ │ andseq fp, fp, r6, lsl lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fec455a4 <__bss_end__@@Base+0xfe93fdf0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf04f0ff8 │ │ │ │ @ instruction: 0xf7ff31ff │ │ │ │ andcs pc, r1, r3, asr #29 │ │ │ │ @@ -221376,15 +221376,15 @@ │ │ │ │ ldrtmi r0, [r0], -r2, lsl #22 │ │ │ │ @ instruction: 0xf802f7ee │ │ │ │ bmi 228758 │ │ │ │ bicpl pc, r8, r1, asr #4 │ │ │ │ smlabtcc r1, r0, r2, pc @ │ │ │ │ ldrbtmi r6, [sl], #-2088 @ 0xfffff7d8 │ │ │ │ @ instruction: 0xff02f727 │ │ │ │ - andeq sl, lr, r2, lsl #7 │ │ │ │ + andeq sl, lr, lr, ror r3 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e8f8cc │ │ │ │ ldrcc lr, [r0], #-2512 @ 0xfffff630 │ │ │ │ bl fed3540c <__bss_end__@@Base+0xfea2fc58> │ │ │ │ ldmdale r0!, {r0, r1, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ @@ -221413,15 +221413,15 @@ │ │ │ │ pop {r1, r3, r4, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ @ instruction: 0xf7f641f0 │ │ │ │ bmi 21df54 │ │ │ │ cmppeq r4, r6, asr #4 @ p-variant is OBSOLETE │ │ │ │ smlabtcc r0, r0, r2, pc @ │ │ │ │ @ instruction: 0xf727447a │ │ │ │ svclt 0x0000feb9 │ │ │ │ - andeq sl, lr, r4, asr r0 │ │ │ │ + andeq sl, lr, r0, asr r0 │ │ │ │ @ instruction: 0xf7ff2103 │ │ │ │ svclt 0x0000bfb3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fec45b0c <__bss_end__@@Base+0xfe940358> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmib r0, {r3, r4, r5, r6, r7, r8, r9, sl, fp}^ │ │ │ │ bne ff5bb158 <__bss_end__@@Base+0xff2b59a4> │ │ │ │ @@ -221429,15 +221429,15 @@ │ │ │ │ @ instruction: 0xf7ffdc03 │ │ │ │ andcs pc, r0, r3, lsr #31 │ │ │ │ bmi 21dd48 │ │ │ │ @ instruction: 0x21b2f244 │ │ │ │ smlabtcc r0, r0, r2, pc @ │ │ │ │ @ instruction: 0xf727447a │ │ │ │ svclt 0x0000fe99 │ │ │ │ - andeq sl, lr, r4, lsl r0 │ │ │ │ + andeq sl, lr, r0, lsl r0 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e8f8cc │ │ │ │ ldrcs lr, [r0, #-2512] @ 0xfffff630 │ │ │ │ bne febc016c <__bss_end__@@Base+0xfe8ba9b8> │ │ │ │ addsmi r1, r9, #219 @ 0xdb │ │ │ │ @@ -221538,15 +221538,15 @@ │ │ │ │ @ instruction: 0x462819f1 │ │ │ │ ldrhtmi lr, [r8], #141 @ 0x8d │ │ │ │ bmi 22879c │ │ │ │ orrsvc pc, sl, r0, asr #4 │ │ │ │ smlabtvs r1, r0, r2, pc @ │ │ │ │ @ instruction: 0xf727447a │ │ │ │ svclt 0x0000fdbf │ │ │ │ - @ instruction: 0x000e9cb4 │ │ │ │ + @ instruction: 0x000e9cb0 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec45cf8 <__bss_end__@@Base+0xfe940544> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcvs 15, cr0, [r5], {240} @ 0xf0 │ │ │ │ @ instruction: 0x460a4613 │ │ │ │ stmibvs r9!, {r2, r9, sl, lr} │ │ │ │ @ instruction: 0xf7f868c9 │ │ │ │ @@ -221937,16 +221937,16 @@ │ │ │ │ andvs r9, sl, r6, lsl #18 │ │ │ │ andsvs r9, r3, r7, lsl #20 │ │ │ │ bmi 25e5f8 │ │ │ │ mvneq pc, r1, asr #12 │ │ │ │ smlabtpl r1, r0, r2, pc @ │ │ │ │ @ instruction: 0xf727447a │ │ │ │ svclt 0x0000faa1 │ │ │ │ - andeq r9, lr, lr, lsl fp │ │ │ │ - andeq r9, lr, r8, ror #21 │ │ │ │ + andeq r9, lr, sl, lsl fp │ │ │ │ + andeq r9, lr, r4, ror #21 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e8f8cc │ │ │ │ tstcs r0, #208, 18 @ 0x340000 │ │ │ │ strmi r2, [lr], -r0, lsl #18 │ │ │ │ bl fe9c0988 <__bss_end__@@Base+0xfe6bb1d4> │ │ │ │ @@ -222042,15 +222042,15 @@ │ │ │ │ @ instruction: 0xf6444632 │ │ │ │ @ instruction: 0xf7272171 │ │ │ │ bmi 22d9b8 │ │ │ │ @ instruction: 0x11bbf246 │ │ │ │ smlabtcc r0, r0, r2, pc @ │ │ │ │ ldrbtmi r4, [sl], #-1568 @ 0xfffff9e0 │ │ │ │ @ instruction: 0xf9cef727 │ │ │ │ - andeq r9, lr, r2, ror #17 │ │ │ │ + ldrdeq r9, [lr], -lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec464d8 <__bss_end__@@Base+0xfe940d24> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8b10ff8 │ │ │ │ @ instruction: 0xf64fc006 │ │ │ │ @ instruction: 0x460472f1 │ │ │ │ mulsle r9, r4, r5 │ │ │ │ @@ -222076,15 +222076,15 @@ │ │ │ │ bmi 2a36f8 │ │ │ │ tstpvc r9, lr, asr #12 @ p-variant is OBSOLETE │ │ │ │ smlabtcc r0, r0, r2, pc @ │ │ │ │ ldrbtmi r4, [sl], #-1568 @ 0xfffff9e0 │ │ │ │ @ instruction: 0xf98ef727 │ │ │ │ @ instruction: 0xffe00000 │ │ │ │ strdmi pc, [pc, #255] @ ef453 │ │ │ │ - ldrdeq r9, [lr], -r2 │ │ │ │ + andeq r9, lr, lr, asr #17 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0088f8cc │ │ │ │ ldmmi r6, {r7, r9, sl, lr} │ │ │ │ bmi fe680bc4 <__bss_end__@@Base+0xfe37b410> │ │ │ │ addslt r4, r5, r8, ror r4 │ │ │ │ @@ -222235,15 +222235,15 @@ │ │ │ │ @ instruction: 0xf858f727 │ │ │ │ andhi pc, r0, pc, lsr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ teqmi r0, #0 │ │ │ │ andseq sl, fp, r0, lsr sp │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq sl, fp, r0, lsl #25 │ │ │ │ - andeq r9, lr, sl, lsl #2 │ │ │ │ + andeq r9, lr, r6, lsl #2 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec467dc <__bss_end__@@Base+0xfe941028> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ mcrmi 15, 1, r0, cr14, cr8, {5} │ │ │ │ @ instruction: 0x4613461d │ │ │ │ ldrbtmi r4, [lr], #-2605 @ 0xfffff5d3 │ │ │ │ strmi fp, [r4], -sp, lsl #1 │ │ │ │ @@ -222289,16 +222289,16 @@ │ │ │ │ @ instruction: 0xf7269500 │ │ │ │ strtmi pc, [r0], -fp, lsl #31 │ │ │ │ bicsne pc, r6, r5, asr #12 │ │ │ │ @ instruction: 0xf850f727 │ │ │ │ @ instruction: 0x001baab6 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq sl, fp, r2, ror sl │ │ │ │ - andeq r9, lr, sl, lsr #11 │ │ │ │ - strdeq r8, [lr], -r4 │ │ │ │ + andeq r9, lr, r6, lsr #11 │ │ │ │ + strdeq r8, [lr], -r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec468b8 <__bss_end__@@Base+0xfe941104> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r0, #-832]! @ 0xfffffcc0 │ │ │ │ ldcmi 0, cr11, [r0], #-548 @ 0xfffffddc │ │ │ │ stmdbpl ip!, {r0, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ stmdavs r4!, {r1, r2, r8, sl, fp, sp, pc} │ │ │ │ @@ -223006,15 +223006,15 @@ │ │ │ │ @ instruction: 0x4620fa53 │ │ │ │ tstpcs r7, r5, asr #12 @ p-variant is OBSOLETE │ │ │ │ blx fef2de64 <__bss_end__@@Base+0xfec286b0> │ │ │ │ ldrsbeq sl, [fp], -r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq sl, fp, r4, asr r0 │ │ │ │ andseq r9, fp, ip, ror pc │ │ │ │ - muleq lr, r8, r7 │ │ │ │ + muleq lr, r4, r7 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e0f8cc │ │ │ │ stceq 6, cr4, [ip], {5} │ │ │ │ strtmi r0, [r1], -lr, lsl #20 │ │ │ │ @ instruction: 0xf7f34617 │ │ │ │ @@ -223173,15 +223173,15 @@ │ │ │ │ stmdavs fp, {r0, r1, r8, fp, ip, lr, pc}^ │ │ │ │ subvs r3, fp, r1, lsl #22 │ │ │ │ strtmi fp, [r0], -r3, lsr #2 │ │ │ │ blx ffc2e440 <__bss_end__@@Base+0xff928c8c> │ │ │ │ ldclt 6, cr4, [r8, #-160]! @ 0xffffff60 │ │ │ │ @ instruction: 0xf7f56ae0 │ │ │ │ @ instruction: 0xe7f6f839 │ │ │ │ - andeq r8, lr, r0, lsr r8 │ │ │ │ + andeq r8, lr, ip, lsr #16 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec47684 <__bss_end__@@Base+0xfe941ed0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi ef43ec <__bss_end__@@Base+0xbeec38> │ │ │ │ blmi f1c6a4 <__bss_end__@@Base+0xc16ef0> │ │ │ │ ldrbtmi r2, [sl], #-259 @ 0xfffffefd │ │ │ │ ldmpl r3, {r2, r9, sl, lr}^ │ │ │ │ @@ -223391,15 +223391,15 @@ │ │ │ │ @ instruction: 0xb11139bc │ │ │ │ ldrbeq r6, [r2, -sl, asr #21] │ │ │ │ @ instruction: 0xf013d402 │ │ │ │ rscle r0, sp, r6, lsl #30 │ │ │ │ cmnpvc lr, #50331648 @ p-variant is OBSOLETE @ 0x3000000 │ │ │ │ sbcsle r2, fp, r0, lsl #22 │ │ │ │ svclt 0x0000e7e8 │ │ │ │ - andeq r8, pc, r8, lsr #9 │ │ │ │ + andeq r8, pc, r4, lsr #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec479ec <__bss_end__@@Base+0xfe942238> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strdcs r0, [r0, -r0] │ │ │ │ @ instruction: 0xf7f34604 │ │ │ │ @ instruction: 0xf04ff81f │ │ │ │ @ instruction: 0x462031ff │ │ │ │ @@ -223547,17 +223547,17 @@ │ │ │ │ ldmdavs r7!, {r5, r6, sl, fp, sp, lr} │ │ │ │ stcvs 8, cr15, [r8], {80} @ 0x50 │ │ │ │ @ instruction: 0xf724e79e │ │ │ │ svclt 0x0000edfa │ │ │ │ @ instruction: 0x001b97be │ │ │ │ andeq r7, sp, ip, ror #20 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andeq r6, lr, r4, lsr #1 │ │ │ │ + andeq r6, lr, r0, lsr #1 │ │ │ │ andseq r9, fp, r6, ror r7 │ │ │ │ - andeq r8, pc, r6, ror #5 │ │ │ │ + andeq r8, pc, r2, ror #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ bl fec47c64 <__bss_end__@@Base+0xfe9424b0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strdlt r0, [r3], r0 @ │ │ │ │ tstcs r0, r3, lsl #24 │ │ │ │ movwcs lr, #10579 @ 0x2953 │ │ │ │ @ instruction: 0xf7ff9100 │ │ │ │ @@ -223647,24 +223647,24 @@ │ │ │ │ strtmi r2, [r9], -r0, lsr #4 │ │ │ │ @ instruction: 0xf9acf7fc │ │ │ │ stmdbmi fp, {r3, r4, r5, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xe7a84479 │ │ │ │ ldrbtmi r4, [r9], #-2314 @ 0xfffff6f6 │ │ │ │ stmdbmi sl, {r0, r2, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xe7a24479 │ │ │ │ - andeq r8, lr, lr, asr #3 │ │ │ │ - @ instruction: 0x000e81b2 │ │ │ │ - andeq r8, lr, r8, ror r1 │ │ │ │ - andeq r8, lr, r8, asr #2 │ │ │ │ - andeq r4, lr, r6, asr #19 │ │ │ │ - andeq r5, lr, ip, ror lr │ │ │ │ - andeq r8, lr, r8, asr #1 │ │ │ │ - muleq lr, r4, r0 │ │ │ │ + andeq r8, lr, sl, asr #3 │ │ │ │ + andeq r8, lr, lr, lsr #3 │ │ │ │ + andeq r8, lr, r4, ror r1 │ │ │ │ + andeq r8, lr, r4, asr #2 │ │ │ │ + andeq r4, lr, r2, asr #19 │ │ │ │ + andeq r5, lr, r8, ror lr │ │ │ │ + andeq r8, lr, r4, asr #1 │ │ │ │ + muleq lr, r0, r0 │ │ │ │ andeq ip, sp, r2, lsl #18 │ │ │ │ - andeq r8, lr, ip, ror r0 │ │ │ │ + andeq r8, lr, r8, ror r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec47e10 <__bss_end__@@Base+0xfe94265c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi cb4b78 <__bss_end__@@Base+0x9af3c4> │ │ │ │ blmi cdce38 <__bss_end__@@Base+0x9d7684> │ │ │ │ ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @@ -223711,15 +223711,15 @@ │ │ │ │ @ instruction: 0x462032ff │ │ │ │ mvnne pc, r5, asr #4 │ │ │ │ @ instruction: 0xf725447b │ │ │ │ svclt 0x0000ff2a │ │ │ │ andseq r9, fp, r2, lsl #9 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x001b93f8 │ │ │ │ - strdeq r7, [lr], -ip │ │ │ │ + strdeq r7, [lr], -r8 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec47eec <__bss_end__@@Base+0xfe942738> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmib r0, {r4, r5, r6, r7, r8, r9, sl, fp}^ │ │ │ │ @ instruction: 0x46065310 │ │ │ │ bl fe9b852c <__bss_end__@@Base+0xfe6b2d78> │ │ │ │ b 14b1914 <__bss_end__@@Base+0x11ac160> │ │ │ │ @@ -223754,16 +223754,16 @@ │ │ │ │ ldcvs 12, cr6, [r2], #-456 @ 0xfffffe38 │ │ │ │ ldmdavs r8, {r0, r1, r4, sl, lr} │ │ │ │ blmi 26033c │ │ │ │ ldrtmi r4, [r0], -r2, lsr #12 │ │ │ │ biccs pc, ip, r5, asr #4 │ │ │ │ @ instruction: 0xf725447b │ │ │ │ svclt 0x0000fece │ │ │ │ - andeq r7, pc, r8, lsl pc @ │ │ │ │ - andeq r8, lr, r4, asr sl │ │ │ │ + andeq r7, pc, r4, lsl pc @ │ │ │ │ + andeq r8, lr, r0, asr sl │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec47f9c <__bss_end__@@Base+0xfe9427e8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf06f0ff0 │ │ │ │ vst4.8 {d16,d18,d20,d22}, [pc], r1 │ │ │ │ strmi r6, [r4], -r8, ror #4 │ │ │ │ @ instruction: 0xff9af7ff │ │ │ │ @@ -223901,16 +223901,16 @@ │ │ │ │ mvnsne pc, r5, asr #12 │ │ │ │ blx ff02ec5a <__bss_end__@@Base+0xfed294a6> │ │ │ │ @ instruction: 0x41b4f44f │ │ │ │ @ instruction: 0xf7254620 │ │ │ │ @ instruction: 0x4620fbb7 │ │ │ │ cmppcc r4, sl, asr #4 @ p-variant is OBSOLETE │ │ │ │ blx ffc2ec6e <__bss_end__@@Base+0xff9294ba> │ │ │ │ - muleq pc, sl, sp @ │ │ │ │ - andeq r7, pc, lr, lsr sp @ │ │ │ │ + muleq pc, r6, sp @ │ │ │ │ + andeq r7, pc, sl, lsr sp @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec481e8 <__bss_end__@@Base+0xfe942a34> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcvs 15, cr0, [r3], {248} @ 0xf8 │ │ │ │ @ instruction: 0xb1234604 │ │ │ │ cmnlt sl, #10092544 @ 0x9a0000 │ │ │ │ ldrbeq r6, [r9], #2067 @ 0x813 │ │ │ │ @@ -223968,16 +223968,16 @@ │ │ │ │ ldmibpl ip!, {r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ rscsle r0, r0, sp, lsr #15 │ │ │ │ blmi 2605b4 │ │ │ │ ldrbtmi r4, [r0], -sl, lsl #12 │ │ │ │ @ instruction: 0x21aaf245 │ │ │ │ @ instruction: 0xf725447b │ │ │ │ svclt 0x0000fd22 │ │ │ │ - andeq r7, pc, r2, lsr #23 │ │ │ │ - andeq r7, lr, r0, lsl #24 │ │ │ │ + muleq pc, lr, fp @ │ │ │ │ + strdeq r7, [lr], -ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec482f4 <__bss_end__@@Base+0xfe942b40> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmib r0, {r3, r4, r5, r6, r7, r8, r9, sl, fp}^ │ │ │ │ stmdbcs r0, {r4, r9, lr} │ │ │ │ strmi fp, [fp], -r8, lsr #31 │ │ │ │ andeq lr, r4, #165888 @ 0x28800 │ │ │ │ @@ -224021,16 +224021,16 @@ │ │ │ │ @ instruction: 0xf64fd10a │ │ │ │ addmi r7, r4, #249 @ 0xf9 │ │ │ │ ldmpl r3, {r0, r1, r3, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ ldrbeq r6, [r2], #2074 @ 0x81a │ │ │ │ bvs fe72694c <__bss_end__@@Base+0xfe421198> │ │ │ │ rscle r2, r4, r0, lsl #16 │ │ │ │ svclt 0x0000bd38 │ │ │ │ - andeq r7, lr, r0, ror #22 │ │ │ │ - ldrdeq r7, [pc], -r4 │ │ │ │ + andeq r7, lr, ip, asr fp │ │ │ │ + ldrdeq r7, [pc], -r0 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec483c8 <__bss_end__@@Base+0xfe942c14> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcls 15, cr0, [r4, #-960] @ 0xfffffc40 │ │ │ │ strcs fp, [r0], #-266 @ 0xfffffef6 │ │ │ │ ldmib r0, {r2, r4, sp, lr}^ │ │ │ │ stmdbcs r0, {r4, r9, sl, lr} │ │ │ │ @@ -224051,15 +224051,15 @@ │ │ │ │ andsvs fp, r5, r2, lsl #2 │ │ │ │ stcls 13, cr11, [r5], {112} @ 0x70 │ │ │ │ ldrmi fp, [r8], -ip, lsl #18 │ │ │ │ blmi 1eb204 │ │ │ │ vmax.s8 d20, d5, d10 │ │ │ │ ldrbtmi r0, [fp], #-450 @ 0xfffffe3e │ │ │ │ ldc2l 7, cr15, [fp], #-148 @ 0xffffff6c │ │ │ │ - andeq r8, lr, lr, ror #12 │ │ │ │ + andeq r8, lr, sl, ror #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec4843c <__bss_end__@@Base+0xfe942c88> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmib r0, {r3, r5, r6, r7, r8, r9, sl, fp}^ │ │ │ │ stmdbcs r0, {r4, r8, sl, lr} │ │ │ │ strmi fp, [lr], r8, lsr #31 │ │ │ │ bl fea5d45c <__bss_end__@@Base+0xfe757ca8> │ │ │ │ @@ -224079,15 +224079,15 @@ │ │ │ │ bl 402678 <__bss_end__@@Base+0xfcec4> │ │ │ │ @ instruction: 0xf8d40484 │ │ │ │ @ instruction: 0x07a449bc │ │ │ │ smlattlt sl, lr, r0, sp │ │ │ │ andsvs r9, r1, r6, lsl #18 │ │ │ │ andlt r4, r3, r8, lsl r6 │ │ │ │ svclt 0x0000bd30 │ │ │ │ - andeq r7, pc, r0, ror #19 │ │ │ │ + ldrdeq r7, [pc], -ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec484ac <__bss_end__@@Base+0xfe942cf8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46860ff0 │ │ │ │ stmdbcs r0, {r4, r9, sl, lr} │ │ │ │ tstcs r0, #3637248 @ 0x378000 │ │ │ │ movweq lr, #11171 @ 0x2ba3 │ │ │ │ @@ -224108,16 +224108,16 @@ │ │ │ │ bl 2424f0 │ │ │ │ @ instruction: 0xf8dc0c8c │ │ │ │ @ instruction: 0x07ad59bc │ │ │ │ @ instruction: 0xf64fd105 │ │ │ │ addmi r7, r4, #246 @ 0xf6 │ │ │ │ ldmpl r0, {r3, r8, r9, sl, fp, ip, sp, pc}^ │ │ │ │ ldclt 1, cr13, [r8, #-932]! @ 0xfffffc5c │ │ │ │ - andeq r7, lr, r8, lsl #20 │ │ │ │ - andeq r7, pc, ip, ror #18 │ │ │ │ + andeq r7, lr, r4, lsl #20 │ │ │ │ + andeq r7, pc, r8, ror #18 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec48524 <__bss_end__@@Base+0xfe942d70> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmib r0, {r4, r5, r6, r7, r8, r9, sl, fp}^ │ │ │ │ stmdbcs r0, {r4, r8, sl, lr} │ │ │ │ strmi fp, [lr], r8, lsr #31 │ │ │ │ @ instruction: 0x0c04eba5 │ │ │ │ @@ -224204,15 +224204,15 @@ │ │ │ │ strb r2, [pc, -r0, lsl #4] │ │ │ │ ldrbtmi r4, [ip], #-3077 @ 0xfffff3fb │ │ │ │ orreq lr, r3, #4, 22 @ 0x1000 │ │ │ │ ldmibcc ip!, {r0, r1, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ smlalsle r0, r2, fp, r7 │ │ │ │ @ instruction: 0xf85d4610 │ │ │ │ ldrbmi r4, [r0, -r4, lsl #22]! │ │ │ │ - andeq r7, pc, r6, ror #15 │ │ │ │ + andeq r7, pc, r2, ror #15 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec486a0 <__bss_end__@@Base+0xfe942eec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ @ instruction: 0xf7f4460d │ │ │ │ movwcs pc, #2235 @ 0x8bb @ │ │ │ │ strtmi r4, [r0], -r9, lsr #12 │ │ │ │ @@ -224336,15 +224336,15 @@ │ │ │ │ ldr r2, [sp, -r0, lsl #4]! │ │ │ │ ldrbtmi r4, [ip], #-3077 @ 0xfffff3fb │ │ │ │ orreq lr, r3, #4, 22 @ 0x1000 │ │ │ │ ldmibcc ip!, {r0, r1, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ smlalsle r0, r2, fp, r7 │ │ │ │ @ instruction: 0xf85d4610 │ │ │ │ ldrbmi r4, [r0, -r4, lsl #22]! │ │ │ │ - ldrdeq r7, [pc], -r6 │ │ │ │ + ldrdeq r7, [pc], -r2 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec488b0 <__bss_end__@@Base+0xfe9430fc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ @ instruction: 0xf7f3460d │ │ │ │ movwcs pc, #4019 @ 0xfb3 @ │ │ │ │ strtmi r4, [r0], -r9, lsr #12 │ │ │ │ @@ -224504,17 +224504,17 @@ │ │ │ │ mulhi r5, r3, r9 │ │ │ │ @ instruction: 0xf723e7b1 │ │ │ │ strtmi lr, [r8], -r2, lsl #29 │ │ │ │ cmnpmi r0, r7, asr #4 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xff3af724 │ │ │ │ andseq r8, fp, r4, lsl r9 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - muleq pc, r0, r4 @ │ │ │ │ + andeq r7, pc, ip, lsl #9 │ │ │ │ andseq r8, fp, r6, ror r8 │ │ │ │ - andeq r7, pc, r8, asr #6 │ │ │ │ + andeq r7, pc, r4, asr #6 │ │ │ │ mvnmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e8f8cc │ │ │ │ smlabbcs r1, r9, r6, r4 │ │ │ │ ldrmi r4, [r0], r6, lsl #12 │ │ │ │ @ instruction: 0xf7f3461f │ │ │ │ @@ -224546,15 +224546,15 @@ │ │ │ │ andpl pc, r0, r8, asr #17 │ │ │ │ pop {r0, r3, r4, r5, sp, lr} │ │ │ │ bmi 21295c │ │ │ │ @ instruction: 0x51b2f646 │ │ │ │ smlabtcc r0, r0, r2, pc @ │ │ │ │ ldrbtmi r4, [sl], #-1584 @ 0xfffff9d0 │ │ │ │ cdp2 7, 3, cr15, cr14, cr4, {1} │ │ │ │ - andeq r6, lr, sl, lsr #31 │ │ │ │ + andeq r6, lr, r6, lsr #31 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec48bf8 <__bss_end__@@Base+0xfe943444> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ @ instruction: 0xf7f4460d │ │ │ │ strtmi pc, [r9], -pc, ror #18 │ │ │ │ @ instruction: 0xf7ed4620 │ │ │ │ @@ -224925,15 +224925,15 @@ │ │ │ │ cmnpvs r3, r7, asr #4 @ p-variant is OBSOLETE │ │ │ │ smlabtcc r0, r0, r2, pc @ │ │ │ │ ldrbtmi r4, [sl], #-1568 @ 0xfffff9e0 │ │ │ │ blx 142fc62 <__bss_end__@@Base+0x112a4ae> │ │ │ │ @ instruction: 0xf6454620 │ │ │ │ @ instruction: 0xf7242152 │ │ │ │ svclt 0x0000fbb1 │ │ │ │ - andeq r6, lr, r6, asr #19 │ │ │ │ + andeq r6, lr, r2, asr #19 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ addlt r6, r5, r3, lsl #25 │ │ │ │ teqlt r3, r4, lsl #12 │ │ │ │ bcs 10c264 │ │ │ │ @@ -225088,16 +225088,16 @@ │ │ │ │ vpmax.s8 d20, d7, d7 │ │ │ │ vaddw.s8 , q8, d10 │ │ │ │ strtmi r3, [r0], -r0, lsl #2 │ │ │ │ @ instruction: 0xf724447a │ │ │ │ strtmi pc, [r0], -r5, lsl #20 │ │ │ │ teqpcs r4, r5, asr #12 @ p-variant is OBSOLETE │ │ │ │ blx 1bafef8 <__bss_end__@@Base+0x18aa744> │ │ │ │ - andeq r6, pc, ip, lsl ip @ │ │ │ │ - andeq r6, lr, r8, lsr r7 │ │ │ │ + andeq r6, pc, r8, lsl ip @ │ │ │ │ + andeq r6, lr, r4, lsr r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec49478 <__bss_end__@@Base+0xfe943cc4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmib r0, {r4, r5, r6, r7, r8, r9, sl, fp}^ │ │ │ │ stmdbcs r0, {r4, sl, ip, sp} │ │ │ │ strmi fp, [sl], -r8, lsr #31 │ │ │ │ @ instruction: 0x0c03eba4 │ │ │ │ @@ -225148,15 +225148,15 @@ │ │ │ │ blcs 31edac <__bss_end__@@Base+0x195f8> │ │ │ │ @ instruction: 0xf7ffd901 │ │ │ │ bmi 22219c │ │ │ │ bl 183534 │ │ │ │ @ instruction: 0xf8d30383 │ │ │ │ @ instruction: 0x079b39bc │ │ │ │ @ instruction: 0x4770d0f5 │ │ │ │ - andeq r6, pc, ip, lsl r9 @ │ │ │ │ + andeq r6, pc, r8, lsl r9 @ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ blhi 1ad81c │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ strbeq pc, [r0, -ip, asr #17]! @ │ │ │ │ bmi ff883bc4 <__bss_end__@@Base+0xff57e410> │ │ │ │ blmi ff883dd8 <__bss_end__@@Base+0xff57e624> │ │ │ │ @@ -225380,16 +225380,16 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andseq r0, r0, r0 │ │ │ │ @ instruction: 0xffe00000 │ │ │ │ strdmi pc, [pc, #255] @ f27eb │ │ │ │ andseq r7, fp, r8, lsr #26 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r7, fp, r4, asr #23 │ │ │ │ - andeq r6, pc, r8, lsl #14 │ │ │ │ - andeq r6, pc, sl, lsr #13 │ │ │ │ + andeq r6, pc, r4, lsl #14 │ │ │ │ + andeq r6, pc, r6, lsr #13 │ │ │ │ mulseq fp, r6, sl │ │ │ │ andseq r7, fp, lr, ror #19 │ │ │ │ blhi 112e1e0 <__bss_end__@@Base+0xe28a2c> │ │ │ │ blx 52e2d4 <__bss_end__@@Base+0x228b20> │ │ │ │ @ instruction: 0xf1b9d124 │ │ │ │ svclt 0x00180900 │ │ │ │ stmdbeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ @@ -225456,15 +225456,15 @@ │ │ │ │ andcc r2, r1, #268435456 @ 0x10000000 │ │ │ │ @ instruction: 0x460ae7bc │ │ │ │ svclt 0x0000e7fb │ │ │ │ andhi pc, r0, pc, lsr #7 │ │ │ │ ... │ │ │ │ andseq r7, fp, r2, ror r9 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andeq r6, pc, sl, lsr #9 │ │ │ │ + andeq r6, pc, r6, lsr #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec49a38 <__bss_end__@@Base+0xfe944284> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46840ff8 │ │ │ │ ldrmi r2, [r0], -r0, lsl #18 │ │ │ │ strmi fp, [sl], -r8, lsr #31 │ │ │ │ tstmi r0, #220, 18 @ 0x370000 │ │ │ │ @@ -225484,16 +225484,16 @@ │ │ │ │ ldrbtmi lr, [lr], #32 │ │ │ │ orreq lr, r3, #14336 @ 0x3800 │ │ │ │ ldmibcc ip!, {r0, r1, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xd104079b │ │ │ │ mvnsvc pc, #82837504 @ 0x4f00000 │ │ │ │ @ instruction: 0xd1ea429a │ │ │ │ ldclt 8, cr8, [r0, #-640] @ 0xfffffd80 │ │ │ │ - andeq r6, lr, r8, lsl #9 │ │ │ │ - andeq r6, pc, r2, ror #7 │ │ │ │ + andeq r6, lr, r4, lsl #9 │ │ │ │ + ldrdeq r6, [pc], -lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec49aac <__bss_end__@@Base+0xfe9442f8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmib r0, {r3, r4, r5, r6, r7, r8, r9, sl, fp}^ │ │ │ │ stmdbcs r0, {r4, r8, r9, lr} │ │ │ │ strmi fp, [sl], -r8, lsr #31 │ │ │ │ movweq lr, #19363 @ 0x4ba3 │ │ │ │ @@ -225523,15 +225523,15 @@ │ │ │ │ stmiahi r2!, {r0, r2, ip, lr, pc}^ │ │ │ │ mvnsvc pc, #82837504 @ 0x4f00000 │ │ │ │ @ instruction: 0xd100429a │ │ │ │ blmi 1e1d6c │ │ │ │ @ instruction: 0xf644460a │ │ │ │ ldrbtmi r6, [fp], #-494 @ 0xfffffe12 │ │ │ │ @ instruction: 0xf8f7f724 │ │ │ │ - andeq r6, lr, lr, lsl #6 │ │ │ │ + andeq r6, lr, sl, lsl #6 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e0f8cc │ │ │ │ svccs 0x000b9f08 │ │ │ │ @ instruction: 0x461ed87f │ │ │ │ ldrmi r4, [r5], -r3, asr #22 │ │ │ │ @@ -225598,18 +225598,18 @@ │ │ │ │ smlabtcc r0, r0, r2, pc @ │ │ │ │ @ instruction: 0xf723447a │ │ │ │ bmi 2f2280 <__bss_start@@Base+0x23270> │ │ │ │ msrvs R10_usr, r5 │ │ │ │ smlabtvs r0, r0, r2, pc @ │ │ │ │ @ instruction: 0xf723447a │ │ │ │ svclt 0x0000fe03 │ │ │ │ - andeq r6, pc, sl, lsl #6 │ │ │ │ - ldrdeq r6, [lr], -lr │ │ │ │ - andeq r5, lr, r4, asr #30 │ │ │ │ - andeq r5, lr, r4, lsr pc │ │ │ │ + andeq r6, pc, r6, lsl #6 │ │ │ │ + ldrdeq r6, [lr], -sl │ │ │ │ + andeq r5, lr, r0, asr #30 │ │ │ │ + andeq r5, lr, r0, lsr pc │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fec49c7c <__bss_end__@@Base+0xfe9444c8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46860ff8 │ │ │ │ ldmib r0, {r8, fp, sp}^ │ │ │ │ svclt 0x00a82010 │ │ │ │ bl fe9042bc <__bss_end__@@Base+0xfe5feb08> │ │ │ │ @@ -225625,15 +225625,15 @@ │ │ │ │ stmdavs r3, {r5, r8, ip, sp, pc} │ │ │ │ blcs 576628 <__bss_end__@@Base+0x270e74> │ │ │ │ stclt 1, cr13, [r8, #-0] │ │ │ │ strmi r4, [sl], -r3, lsl #22 │ │ │ │ vmin.s8 q10, , q8 │ │ │ │ ldrbtmi r1, [fp], #-464 @ 0xfffffe30 │ │ │ │ @ instruction: 0xf82bf724 │ │ │ │ - andeq r5, lr, lr, ror #20 │ │ │ │ + andeq r5, lr, sl, ror #20 │ │ │ │ stmdbcs r0, {r4, sl, ip, sp, pc} │ │ │ │ strmi fp, [ip], r8, lsr #31 │ │ │ │ tstmi r0, #208, 18 @ 0x340000 │ │ │ │ movweq lr, #19363 @ 0x4ba3 │ │ │ │ mvneq lr, #323584 @ 0x4f000 │ │ │ │ bl 1629cc │ │ │ │ strbmi r0, [r3, #-3075]! @ 0xfffff3fd │ │ │ │ @@ -225645,15 +225645,15 @@ │ │ │ │ ldr r4, [r5, r4, lsl #22]! │ │ │ │ ldrbtmi r4, [ip], #-3077 @ 0xfffff3fb │ │ │ │ orreq lr, r3, #4, 22 @ 0x1000 │ │ │ │ ldmibcc ip!, {r0, r1, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ smlalsle r0, r4, fp, r7 │ │ │ │ @ instruction: 0xf85d4610 │ │ │ │ ldrbmi r4, [r0, -r4, lsl #22]! │ │ │ │ - andeq r6, pc, sl, asr r1 @ │ │ │ │ + andeq r6, pc, r6, asr r1 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fec49d2c <__bss_end__@@Base+0xfe944578> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmib r0, {r3, r4, r5, r6, r7, r8, r9, sl, fp}^ │ │ │ │ pkhbtmi r2, r6, r0, lsl #6 │ │ │ │ b 14b95a8 <__bss_end__@@Base+0x11b3df4> │ │ │ │ bl 135ecc │ │ │ │ @@ -225667,15 +225667,15 @@ │ │ │ │ @ instruction: 0xb11858d0 │ │ │ │ ldreq r6, [fp, #2051] @ 0x803 │ │ │ │ stclt 4, cr13, [r8, #-0] │ │ │ │ strmi r4, [sl], -r3, lsl #22 │ │ │ │ vmin.s8 q10, , q8 │ │ │ │ ldrbtmi r1, [fp], #-403 @ 0xfffffe6d │ │ │ │ @ instruction: 0xffd7f723 │ │ │ │ - muleq lr, r6, r1 │ │ │ │ + muleq lr, r2, r1 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec49d84 <__bss_end__@@Base+0xfe9445d0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi b76acc <__bss_end__@@Base+0x871318> │ │ │ │ blmi b9edac <__bss_end__@@Base+0x8995f8> │ │ │ │ ldrbtmi r2, [sl], #-259 @ 0xfffffefd │ │ │ │ ldmpl r3, {r2, r9, sl, lr}^ │ │ │ │ @@ -225769,15 +225769,15 @@ │ │ │ │ eorvs r2, r2, r1, lsl #4 │ │ │ │ ldrtmi r6, [r0], #-2840 @ 0xfffff4e8 │ │ │ │ blmi 2224e0 │ │ │ │ strtmi r4, [r8], -sl, lsl #12 │ │ │ │ teqpne r3, r5, asr #4 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf723447b │ │ │ │ svclt 0x0000ff0c │ │ │ │ - muleq lr, r0, fp │ │ │ │ + andeq r6, lr, ip, lsl #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ bl fec49f1c <__bss_end__@@Base+0xfe944768> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ addlt r0, r5, r8, ror #31 │ │ │ │ stmib sp, {r8, r9, sp}^ │ │ │ │ movwls r3, #769 @ 0x301 │ │ │ │ @ instruction: 0xff88f7ff │ │ │ │ @@ -225824,15 +225824,15 @@ │ │ │ │ ldrbtmi ip, [ip], #28 │ │ │ │ streq lr, [r4], #2828 @ 0xb0c │ │ │ │ ldmibmi ip!, {r2, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ rscle r0, sp, r4, lsr #15 │ │ │ │ stmdbls r8, {r1, r3, r8, ip, sp, pc} │ │ │ │ @ instruction: 0x46186011 │ │ │ │ ldclt 0, cr11, [r0, #-20]! @ 0xffffffec │ │ │ │ - muleq pc, r2, lr @ │ │ │ │ + andeq r5, pc, lr, lsl #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec49ff8 <__bss_end__@@Base+0xfe944844> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 8b6d60 <__bss_end__@@Base+0x5b15ac> │ │ │ │ blmi 8df020 <__bss_end__@@Base+0x5d986c> │ │ │ │ ldrbtmi r2, [sl], #-2304 @ 0xfffff700 │ │ │ │ strmi fp, [sp], -r8, lsr #31 │ │ │ │ @@ -225995,19 +225995,19 @@ │ │ │ │ ldrb r2, [ip, -r9]! │ │ │ │ ldrb r2, [sl, -sl]! │ │ │ │ b ff6b0d10 <__bss_end__@@Base+0xff3ab55c> │ │ │ │ andcc pc, r4, r8, asr #17 │ │ │ │ svclt 0x0000e78a │ │ │ │ andseq r7, fp, r0, lsl #4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x000f5db2 │ │ │ │ - @ instruction: 0x000f5cb2 │ │ │ │ - andeq r5, pc, sl, ror ip @ │ │ │ │ + andeq r5, pc, lr, lsr #27 │ │ │ │ + andeq r5, pc, lr, lsr #25 │ │ │ │ + andeq r5, pc, r6, ror ip @ │ │ │ │ andseq r7, fp, sl, ror r0 │ │ │ │ - andeq r5, pc, r0, lsl ip @ │ │ │ │ + andeq r5, pc, ip, lsl #24 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ blhi 2ae56c │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b8f8cc │ │ │ │ addlt r4, r6, r4, asr sl │ │ │ │ @ instruction: 0x46054b54 │ │ │ │ @@ -226093,15 +226093,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ mvngt r0, r0 │ │ │ │ @ instruction: 0xffc00000 │ │ │ │ ldrshmi pc, [pc, #255] @ f3313 @ │ │ │ │ @ instruction: 0x001b6fd8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x001b6ed2 │ │ │ │ - muleq lr, r2, r7 │ │ │ │ + andeq r5, lr, lr, lsl #15 │ │ │ │ strb r2, [r1, -r1, lsl #2] │ │ │ │ ldr r2, [pc, -r0, lsl #2]! │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ ldceq 8, cr15, [r8], #-816 @ 0xfffffcd0 │ │ │ │ @ instruction: 0x46074ab5 │ │ │ │ @@ -226285,17 +226285,17 @@ │ │ │ │ cmnpvs r0, r6, asr #4 @ p-variant is OBSOLETE │ │ │ │ smlabtpl r1, r0, r2, pc @ │ │ │ │ ldrbtmi r4, [sl], #-1592 @ 0xfffff9c8 │ │ │ │ @ instruction: 0xf8aaf723 │ │ │ │ andseq r6, fp, sl, asr lr │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r6, fp, r2, lsr #24 │ │ │ │ - andeq r5, lr, sl, ror #16 │ │ │ │ - andeq r5, lr, ip, lsl r8 │ │ │ │ - andeq r5, lr, r2, lsr #16 │ │ │ │ + andeq r5, lr, r6, ror #16 │ │ │ │ + andeq r5, lr, r8, lsl r8 │ │ │ │ + andeq r5, lr, lr, lsl r8 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b0f8cc │ │ │ │ addlt r4, fp, r5, lsr #21 │ │ │ │ strcs r4, [r0], -r5, lsr #23 │ │ │ │ @ instruction: 0x4605447a │ │ │ │ @@ -226460,19 +226460,19 @@ │ │ │ │ @ instruction: 0xf6484a0a │ │ │ │ vaddw.s8 , q0, d9 │ │ │ │ strtmi r6, [r8], -r0, lsl #2 │ │ │ │ @ instruction: 0xf722447a │ │ │ │ svclt 0x0000ff4b │ │ │ │ andseq r6, fp, ip, asr fp │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - ldrdeq r5, [pc], -r4 │ │ │ │ + ldrdeq r5, [pc], -r0 │ │ │ │ andseq r6, fp, lr, asr #19 │ │ │ │ - strdeq r5, [lr], -sl │ │ │ │ - muleq lr, ip, r5 │ │ │ │ + strdeq r5, [lr], -r6 │ │ │ │ muleq lr, r8, r5 │ │ │ │ + muleq lr, r4, r5 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ addlt r4, r6, r1, lsr sl │ │ │ │ tstcs r2, r1, lsr fp │ │ │ │ @ instruction: 0x4604447a │ │ │ │ @@ -226522,15 +226522,15 @@ │ │ │ │ cdp 7, 11, cr15, cr12, cr1, {1} │ │ │ │ vmax.s8 d20, d7, d16 │ │ │ │ @ instruction: 0xf722114f │ │ │ │ svclt 0x0000ff75 │ │ │ │ mulseq fp, r8, r8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r6, fp, lr, lsl #16 │ │ │ │ - andeq r5, lr, sl, asr #9 │ │ │ │ + andeq r5, lr, r6, asr #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fec4aae0 <__bss_end__@@Base+0xfe94532c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46860ff8 │ │ │ │ ldmib r0, {r8, fp, sp}^ │ │ │ │ svclt 0x00a82010 │ │ │ │ bl fe905120 <__bss_end__@@Base+0xfe5ff96c> │ │ │ │ @@ -226546,15 +226546,15 @@ │ │ │ │ stmdavs r3, {r3, r4, r8, ip, sp, pc} │ │ │ │ strle r0, [r0, #-1243] @ 0xfffffb25 │ │ │ │ blmi 222d44 │ │ │ │ ldrbtmi r4, [r0], -sl, lsl #12 │ │ │ │ tstpcs r2, r5, asr #4 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf723447b │ │ │ │ svclt 0x0000f8fa │ │ │ │ - @ instruction: 0x000e53bc │ │ │ │ + @ instruction: 0x000e53b8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fec4ab40 <__bss_end__@@Base+0xfe94538c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46860ff8 │ │ │ │ ldmib r0, {r8, fp, sp}^ │ │ │ │ svclt 0x00a82010 │ │ │ │ bl fe905180 <__bss_end__@@Base+0xfe5ff9cc> │ │ │ │ @@ -226568,15 +226568,15 @@ │ │ │ │ strmi r7, [r4, #248] @ 0xf8 │ │ │ │ ldmpl r0, {r1, r8, ip, lr, pc}^ │ │ │ │ stclt 1, cr11, [r8, #-0] │ │ │ │ strmi r4, [sl], -r3, lsl #22 │ │ │ │ vmin.s8 q10, , q8 │ │ │ │ ldrbtmi r1, [fp], #-390 @ 0xfffffe7a │ │ │ │ @ instruction: 0xf8cdf723 │ │ │ │ - andeq r5, lr, r2, lsl #7 │ │ │ │ + andeq r5, lr, lr, ror r3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fec4ab98 <__bss_end__@@Base+0xfe9453e4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46840ff8 │ │ │ │ stmdbcs r0, {r4, r9, sl, lr} │ │ │ │ strmi fp, [lr], r8, lsr #31 │ │ │ │ tstcs r0, #220, 18 @ 0x370000 │ │ │ │ @@ -226592,15 +226592,15 @@ │ │ │ │ @ instruction: 0xffb2f7ff │ │ │ │ stclt 0, cr3, [r8, #-112] @ 0xffffff90 │ │ │ │ ldrbtmi r4, [sl], #-2564 @ 0xfffff5fc │ │ │ │ orreq lr, r3, #2048 @ 0x800 │ │ │ │ ldmibcc ip!, {r0, r1, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ smlalsle r0, r2, fp, r7 │ │ │ │ svclt 0x0000bd08 │ │ │ │ - andeq r5, pc, sl, lsl #5 │ │ │ │ + andeq r5, pc, r6, lsl #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec4abf8 <__bss_end__@@Base+0xfe945444> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strmi r0, [r4], -r0, ror #31 │ │ │ │ blmi d45ac4 <__bss_end__@@Base+0xa40310> │ │ │ │ ldrbtmi fp, [r8], #-133 @ 0xffffff7b │ │ │ │ svclt 0x00a82900 │ │ │ │ @@ -226696,15 +226696,15 @@ │ │ │ │ vpmax.s8 d20, d10, d6 │ │ │ │ vaddw.s8 q8, q8, d24 │ │ │ │ strtmi r6, [r0], -r0, lsl #2 │ │ │ │ @ instruction: 0xf722447a │ │ │ │ svclt 0x0000fd73 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svcvc 0x00f80000 │ │ │ │ - andeq r5, lr, ip, lsl #4 │ │ │ │ + andeq r5, lr, r8, lsl #4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fec4ad98 <__bss_end__@@Base+0xfe9455e4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7ff0ff8 │ │ │ │ mulcs r1, r7, pc @ │ │ │ │ svclt 0x0000bd08 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ @@ -226781,16 +226781,16 @@ │ │ │ │ bmi 33300c <__bss_end__@@Base+0x2d858> │ │ │ │ cmppcc pc, r8, asr #4 @ p-variant is OBSOLETE │ │ │ │ smlabtvs r0, r0, r2, pc @ │ │ │ │ ldrbtmi r4, [sl], #-1584 @ 0xfffff9d0 │ │ │ │ stc2l 7, cr15, [r8], {34} @ 0x22 │ │ │ │ andhi pc, r0, pc, lsr #7 │ │ │ │ ... │ │ │ │ - andeq r5, lr, r8, ror #1 │ │ │ │ - andeq r5, lr, r6, asr #1 │ │ │ │ + andeq r5, lr, r4, ror #1 │ │ │ │ + andeq r5, lr, r2, asr #1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec4aef4 <__bss_end__@@Base+0xfe945740> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff8 │ │ │ │ ldrmi r2, [r1], -r0, lsl #4 │ │ │ │ @ instruction: 0xff7ef7ff │ │ │ │ blvs fe90ee8c <__bss_end__@@Base+0xfe6096d8> │ │ │ │ @@ -226914,15 +226914,15 @@ │ │ │ │ stc2 7, cr15, [lr], #-136 @ 0xffffff78 │ │ │ │ @ instruction: 0xf6454620 │ │ │ │ @ instruction: 0xf7222117 │ │ │ │ svclt 0x0000fc29 │ │ │ │ @ instruction: 0x001b62b2 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r6, fp, sl, asr #4 │ │ │ │ - andeq r5, pc, sl, asr #29 │ │ │ │ + andeq r5, pc, r6, asr #29 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0018f8cc │ │ │ │ umlalslt r4, r2, r3, sl │ │ │ │ @ instruction: 0x46044b93 │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @@ -227069,28 +227069,28 @@ │ │ │ │ bmi 5ee0bc <__bss_end__@@Base+0x2e8908> │ │ │ │ @ instruction: 0xe7d9447a │ │ │ │ mulne r5, r3, r9 │ │ │ │ @ instruction: 0xf721e79c │ │ │ │ svclt 0x0000ea6e │ │ │ │ andseq r6, fp, ip, lsl #3 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andeq r4, lr, r6, asr lr │ │ │ │ - andeq r4, lr, ip, ror #28 │ │ │ │ + andeq r4, lr, r2, asr lr │ │ │ │ + andeq r4, lr, r8, ror #28 │ │ │ │ ldrsbeq r6, [fp], -lr │ │ │ │ - ldrdeq r4, [lr], -r0 │ │ │ │ andeq r4, lr, ip, asr #27 │ │ │ │ - muleq lr, r2, sp │ │ │ │ - andeq r4, lr, r6, lsr #27 │ │ │ │ - andeq r5, pc, r6, asr #25 │ │ │ │ - @ instruction: 0x000e4cb6 │ │ │ │ - andeq r4, lr, lr, lsl #25 │ │ │ │ - muleq lr, r8, ip │ │ │ │ - andeq r4, lr, r4, lsr #25 │ │ │ │ - andeq r4, lr, r6, lsr #16 │ │ │ │ - andeq r4, lr, r0, ror ip │ │ │ │ + andeq r4, lr, r8, asr #27 │ │ │ │ + andeq r4, lr, lr, lsl #27 │ │ │ │ + andeq r4, lr, r2, lsr #27 │ │ │ │ + andeq r5, pc, r2, asr #25 │ │ │ │ + @ instruction: 0x000e4cb2 │ │ │ │ + andeq r4, lr, sl, lsl #25 │ │ │ │ + muleq lr, r4, ip │ │ │ │ + andeq r4, lr, r0, lsr #25 │ │ │ │ + andeq r4, lr, r2, lsr #16 │ │ │ │ + andeq r4, lr, ip, ror #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec4b3a4 <__bss_end__@@Base+0xfe945bf0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff8 │ │ │ │ @ instruction: 0xf7ef2100 │ │ │ │ ldmib r4, {r0, r1, r6, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ bne fe7bcdf8 <__bss_end__@@Base+0xfe4b7644> │ │ │ │ @@ -227452,17 +227452,17 @@ │ │ │ │ rscle r2, r8, r0, lsl #16 │ │ │ │ blmi 2ee6b4 <__bss_start@@Base+0x1f6a4> │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ vmax.s8 d20, d5, d16 │ │ │ │ ldrbtmi r0, [fp], #-345 @ 0xfffffea7 │ │ │ │ @ instruction: 0xf9e5f722 │ │ │ │ andeq r9, sp, sl, lsl #9 │ │ │ │ - ldrdeq r4, [lr], -sl │ │ │ │ + ldrdeq r4, [lr], -r6 │ │ │ │ andeq r6, sp, ip, asr #21 │ │ │ │ - andeq r5, lr, r2, lsl #1 │ │ │ │ + andeq r5, lr, lr, ror r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec4b974 <__bss_end__@@Base+0xfe9461c0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ssub8mi r0, r5, r0 │ │ │ │ ldmib r0, {r8, fp, sp}^ │ │ │ │ bl fe984fc4 <__bss_end__@@Base+0xfe67f810> │ │ │ │ svclt 0x00a80c04 │ │ │ │ @@ -227480,15 +227480,15 @@ │ │ │ │ stcmi 13, cr11, [r6], {56} @ 0x38 │ │ │ │ bl 2059ac │ │ │ │ @ instruction: 0xf8d20282 │ │ │ │ @ instruction: 0x079229bc │ │ │ │ strdlt sp, [sp, -r0] │ │ │ │ eorvs r9, sl, r4, lsl #20 │ │ │ │ ldclt 6, cr4, [r8, #-96]! @ 0xffffffa0 │ │ │ │ - andeq r4, pc, ip, lsr #9 │ │ │ │ + andeq r4, pc, r8, lsr #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fec4b9dc <__bss_end__@@Base+0xfe946228> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46860ff8 │ │ │ │ ldmib r0, {r8, fp, sp}^ │ │ │ │ svclt 0x00a82010 │ │ │ │ bl fe90601c <__bss_end__@@Base+0xfe600868> │ │ │ │ @@ -227502,15 +227502,15 @@ │ │ │ │ strmi r7, [r4, #249] @ 0xf9 │ │ │ │ ldmpl r0, {r1, r8, ip, lr, pc}^ │ │ │ │ stclt 1, cr11, [r8, #-0] │ │ │ │ strmi r4, [sl], -r3, lsl #22 │ │ │ │ vmin.s8 q10, , q8 │ │ │ │ ldrbtmi r1, [fp], #-421 @ 0xfffffe5b │ │ │ │ @ instruction: 0xf97ff722 │ │ │ │ - @ instruction: 0x000e4fb6 │ │ │ │ + @ instruction: 0x000e4fb2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec4ba34 <__bss_end__@@Base+0xfe946280> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 6f87dc <__bss_end__@@Base+0x3f3028> │ │ │ │ blmi 720a50 <__bss_end__@@Base+0x41b29c> │ │ │ │ ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @@ -227709,15 +227709,15 @@ │ │ │ │ blvs fe9b5f5c <__bss_end__@@Base+0xfe6b07a8> │ │ │ │ mvnle r4, #-1610612727 @ 0xa0000009 │ │ │ │ @ instruction: 0xf6454620 │ │ │ │ @ instruction: 0xf72111ed │ │ │ │ @ instruction: 0x4620fdf1 │ │ │ │ asrvs pc, sl, #4 @ │ │ │ │ cdp2 7, 2, cr15, cr6, cr1, {1} │ │ │ │ - andeq r4, lr, r6, lsr r2 │ │ │ │ + andeq r4, lr, r2, lsr r2 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec4bd70 <__bss_end__@@Base+0xfe9465bc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 1778ad8 <__bss_end__@@Base+0x1473324> │ │ │ │ blmi 17a0d90 <__bss_end__@@Base+0x149b5dc> │ │ │ │ ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ ldmpl r3, {r8, sp}^ │ │ │ │ @@ -227962,15 +227962,15 @@ │ │ │ │ str r0, [fp, -r1, lsl #16] │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ @ instruction: 0xf6444620 │ │ │ │ @ instruction: 0xf7212171 │ │ │ │ @ instruction: 0x460afb75 │ │ │ │ msrcs SP_usr, r4 │ │ │ │ blx 1d32bde <__bss_end__@@Base+0x1a2d42a> │ │ │ │ - andeq r4, lr, ip, lsr r0 │ │ │ │ + andeq r4, lr, r8, lsr r0 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec4c164 <__bss_end__@@Base+0xfe9469b0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ @ instruction: 0xf7ff460e │ │ │ │ @ instruction: 0x4605fc31 │ │ │ │ tstcs r0, #212, 18 @ 0x350000 │ │ │ │ @@ -228106,17 +228106,17 @@ │ │ │ │ blx 1e32e04 <__bss_end__@@Base+0x1b2d650> │ │ │ │ vpmax.s8 d20, d4, d7 │ │ │ │ vmla.f d22, d16, d1[4] │ │ │ │ ldrtmi r6, [r0], -r1, lsl #2 │ │ │ │ @ instruction: 0xf721447a │ │ │ │ ldrtmi pc, [r0], -fp, ror #20 @ │ │ │ │ blx af2e1e <__bss_end__@@Base+0x7ed66a> │ │ │ │ - andeq r3, lr, sl, lsl #11 │ │ │ │ - strdeq r3, [lr], -sl │ │ │ │ - andeq r3, lr, r0, lsl #26 │ │ │ │ + andeq r3, lr, r6, lsl #11 │ │ │ │ + strdeq r3, [lr], -r6 │ │ │ │ + strdeq r3, [lr], -ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec4c3ac <__bss_end__@@Base+0xfe946bf8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmib r0, {r3, r4, r5, r6, r7, r8, r9, sl, fp}^ │ │ │ │ stmdbcs r0, {r4, r8, r9, lr} │ │ │ │ strmi fp, [ip], r8, lsr #31 │ │ │ │ movweq lr, #19363 @ 0x4ba3 │ │ │ │ @@ -228587,15 +228587,15 @@ │ │ │ │ svclt 0x0000ff1b │ │ │ │ andhi pc, r0, pc, lsr #7 │ │ │ │ @ instruction: 0xffffffff │ │ │ │ svcvc 0x00efffff │ │ │ │ andseq r4, fp, r4, asr #19 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r4, fp, lr, asr r9 │ │ │ │ - @ instruction: 0x000f45b8 │ │ │ │ + @ instruction: 0x000f45b4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec4cb2c <__bss_end__@@Base+0xfe947378> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmib r0, {r3, r4, r5, r6, r7, r8, r9, sl, fp}^ │ │ │ │ @ instruction: 0x46043210 │ │ │ │ mulle sp, r3, r2 │ │ │ │ @ instruction: 0xf7f12100 │ │ │ │ @@ -228664,15 +228664,15 @@ │ │ │ │ @ instruction: 0xf64fe006 │ │ │ │ strbmi r7, [r6, #3319]! @ 0xcf7 │ │ │ │ ldmpl r0, {r0, r8, fp, ip, lr, pc}^ │ │ │ │ blmi 1e4e88 │ │ │ │ vmax.s8 d20, d5, d10 │ │ │ │ ldrbtmi r2, [fp], #-426 @ 0xfffffe56 │ │ │ │ @ instruction: 0xf869f721 │ │ │ │ - andeq r3, lr, lr, lsl #5 │ │ │ │ + andeq r3, lr, sl, lsl #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec4cc60 <__bss_end__@@Base+0xfe9474ac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmib r0, {r3, r4, r5, r6, r7, r8, r9, sl, fp}^ │ │ │ │ stmdbcs r0, {r4, sl, ip, sp} │ │ │ │ strmi fp, [sl], -r8, lsr #31 │ │ │ │ @ instruction: 0x0c03eba4 │ │ │ │ @@ -228685,15 +228685,15 @@ │ │ │ │ rscsvc pc, r5, #82837504 @ 0x4f00000 │ │ │ │ @ instruction: 0xd1014594 │ │ │ │ ldclt 8, cr8, [r0, #-608] @ 0xfffffda0 │ │ │ │ strmi r4, [sl], -r3, lsl #22 │ │ │ │ msrvc R12_fiq, r4 │ │ │ │ @ instruction: 0xf721447b │ │ │ │ svclt 0x0000f840 │ │ │ │ - andeq r3, lr, r0, ror #4 │ │ │ │ + andeq r3, lr, ip, asr r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec4ccb4 <__bss_end__@@Base+0xfe947500> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmib r0, {r3, r4, r5, r6, r7, r8, r9, sl, fp}^ │ │ │ │ stmdbcs r0, {r4, sl, sp} │ │ │ │ strmi fp, [fp], -r8, lsr #31 │ │ │ │ @ instruction: 0x0c02eba4 │ │ │ │ @@ -228706,15 +228706,15 @@ │ │ │ │ @ instruction: 0xf64fe006 │ │ │ │ strbmi r7, [r6, #3318]! @ 0xcf6 │ │ │ │ ldmpl r0, {r0, r8, ip, lr, pc}^ │ │ │ │ blmi 1e4f30 │ │ │ │ vmax.s8 d20, d5, d10 │ │ │ │ ldrbtmi r0, [fp], #-397 @ 0xfffffe73 │ │ │ │ @ instruction: 0xf815f721 │ │ │ │ - andeq r3, lr, r2, lsl #4 │ │ │ │ + strdeq r3, [lr], -lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fec4cd08 <__bss_end__@@Base+0xfe947554> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46860ff8 │ │ │ │ ldmib r0, {r8, fp, sp}^ │ │ │ │ svclt 0x00a82010 │ │ │ │ bl fe907348 <__bss_end__@@Base+0xfe601b94> │ │ │ │ @@ -228730,15 +228730,15 @@ │ │ │ │ stmdavs r3, {r5, r8, ip, sp, pc} │ │ │ │ blcs 5796b4 <__bss_end__@@Base+0x273f00> │ │ │ │ stclt 1, cr13, [r8, #-0] │ │ │ │ strmi r4, [sl], -r3, lsl #22 │ │ │ │ vmin.s8 q10, , q8 │ │ │ │ ldrbtmi r1, [fp], #-464 @ 0xfffffe30 │ │ │ │ @ instruction: 0xffe5f720 │ │ │ │ - andeq r2, lr, r2, ror #19 │ │ │ │ + ldrdeq r2, [lr], -lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec4cd68 <__bss_end__@@Base+0xfe9475b4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmib r0, {r3, r4, r5, r6, r7, r8, r9, sl, fp}^ │ │ │ │ stmdbcs r0, {r4, r8, r9, lr} │ │ │ │ strmi fp, [sl], -r8, lsr #31 │ │ │ │ movweq lr, #19363 @ 0x4ba3 │ │ │ │ @@ -228749,15 +228749,15 @@ │ │ │ │ stmiahi r2!, {r0, r2, ip, lr, pc}^ │ │ │ │ mvnsvc pc, #82837504 @ 0x4f00000 │ │ │ │ @ instruction: 0xd100429a │ │ │ │ blmi 1e4fdc │ │ │ │ vmax.s8 d20, d5, d10 │ │ │ │ ldrbtmi r0, [fp], #-345 @ 0xfffffea7 │ │ │ │ @ instruction: 0xffbff720 │ │ │ │ - andeq r3, lr, r6, lsr ip │ │ │ │ + andeq r3, lr, r2, lsr ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec4cdb4 <__bss_end__@@Base+0xfe947600> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmib r0, {r3, r4, r5, r6, r7, r8, r9, sl, fp}^ │ │ │ │ stmdbcs r0, {r4, r8, r9, lr} │ │ │ │ movweq lr, #19363 @ 0x4ba3 │ │ │ │ vstmiaeq r3!, {s29-s107} │ │ │ │ @@ -228772,15 +228772,15 @@ │ │ │ │ @ instruction: 0xb12358e3 │ │ │ │ strbteq r6, [r4], #2076 @ 0x81c │ │ │ │ ldrbhi sp, [sl, #1281] @ 0x501 │ │ │ │ blmi 1e5038 │ │ │ │ vmax.s8 d20, d5, d10 │ │ │ │ ldrbtmi r2, [fp], #-258 @ 0xfffffefe │ │ │ │ @ instruction: 0xff91f720 │ │ │ │ - andeq r3, lr, sl, ror #1 │ │ │ │ + andeq r3, lr, r6, ror #1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fec4ce10 <__bss_end__@@Base+0xfe94765c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46860ff8 │ │ │ │ ldmib r0, {r8, fp, sp}^ │ │ │ │ svclt 0x00a82010 │ │ │ │ bl fe907450 <__bss_end__@@Base+0xfe601c9c> │ │ │ │ @@ -228796,15 +228796,15 @@ │ │ │ │ ldrbeq r6, [r2], #2074 @ 0x81a │ │ │ │ bvs fe72b058 <__bss_end__@@Base+0xfe4258a4> │ │ │ │ stclt 1, cr11, [r8, #-0] │ │ │ │ strmi r4, [sl], -r3, lsl #22 │ │ │ │ vmin.s8 q10, , q8 │ │ │ │ ldrbtmi r2, [fp], #-317 @ 0xfffffec3 │ │ │ │ @ instruction: 0xff61f720 │ │ │ │ - andeq r3, lr, sl, lsl #1 │ │ │ │ + andeq r3, lr, r6, lsl #1 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec4ce70 <__bss_end__@@Base+0xfe9476bc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strmi r0, [r4], -r0, ror #31 │ │ │ │ smlabbcs r0, r3, r0, fp │ │ │ │ ldc2l 7, cr15, [ip, #948] @ 0x3b4 │ │ │ │ tstcs r0, #212, 18 @ 0x350000 │ │ │ │ @@ -228848,16 +228848,16 @@ │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ vmax.s8 d20, d5, d16 │ │ │ │ ldrbtmi r0, [fp], #-450 @ 0xfffffe3e │ │ │ │ cdp2 7, 15, cr15, cr15, cr0, {1} │ │ │ │ @ instruction: 0x46204632 │ │ │ │ cmnpcs r1, r4, asr #12 @ p-variant is OBSOLETE │ │ │ │ stc2 7, cr15, [r2], {32} │ │ │ │ - andeq r3, lr, ip, lsl r2 │ │ │ │ - andeq r3, lr, r6, ror fp │ │ │ │ + andeq r3, lr, r8, lsl r2 │ │ │ │ + andeq r3, lr, r2, ror fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec4cf44 <__bss_end__@@Base+0xfe947790> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strdlt r0, [sl, -r8] │ │ │ │ andsvs r2, r3, r0, lsl #6 │ │ │ │ tstmi r0, #208, 18 @ 0x340000 │ │ │ │ bl fe9c0158 <__bss_end__@@Base+0xfe6ba9a4> │ │ │ │ @@ -228876,15 +228876,15 @@ │ │ │ │ ldmdbvs r8, {r3, r4}^ │ │ │ │ ldmdbvs fp, {r1, r3, r8, ip, sp, pc} │ │ │ │ ldclt 0, cr6, [r0, #-76] @ 0xffffffb4 │ │ │ │ strmi r4, [sl], -r3, lsl #22 │ │ │ │ biceq pc, r2, r5, asr #4 │ │ │ │ @ instruction: 0xf720447b │ │ │ │ svclt 0x0000fec2 │ │ │ │ - strdeq r3, [lr], -ip │ │ │ │ + strdeq r3, [lr], -r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec4cfb0 <__bss_end__@@Base+0xfe9477fc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmib r0, {r3, r4, r5, r6, r7, r8, r9, sl, fp}^ │ │ │ │ stmdbcs r0, {r4, sl, sp} │ │ │ │ strmi fp, [fp], -r8, lsr #31 │ │ │ │ @ instruction: 0x0c02eba4 │ │ │ │ @@ -228912,17 +228912,17 @@ │ │ │ │ @ instruction: 0xf8d3038c │ │ │ │ @ instruction: 0xf41339bc │ │ │ │ rscle r6, pc, r0, asr #31 │ │ │ │ blmi 265268 │ │ │ │ vmax.s8 d20, d5, d10 │ │ │ │ ldrbtmi r2, [fp], #-338 @ 0xfffffeae │ │ │ │ cdp2 7, 7, cr15, cr9, cr0, {1} │ │ │ │ - andeq r3, lr, ip, asr #19 │ │ │ │ - andeq r2, pc, r0, asr lr @ │ │ │ │ - andeq r3, lr, lr, lsl #1 │ │ │ │ + andeq r3, lr, r8, asr #19 │ │ │ │ + andeq r2, pc, ip, asr #28 │ │ │ │ + andeq r3, lr, sl, lsl #1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec4d048 <__bss_end__@@Base+0xfe947894> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmib r0, {r3, r4, r5, r6, r7, r8, r9, sl, fp}^ │ │ │ │ stmdbcs r0, {r4, sl, sp} │ │ │ │ strmi fp, [fp], -r8, lsr #31 │ │ │ │ @ instruction: 0x0c02eba4 │ │ │ │ @@ -228937,15 +228937,15 @@ │ │ │ │ ldmpl r3, {r2, r8, ip, lr, pc}^ │ │ │ │ @ instruction: 0xf103b113 │ │ │ │ ldclt 0, cr0, [r0, #-112] @ 0xffffff90 │ │ │ │ strmi r4, [sl], -r3, lsl #22 │ │ │ │ orrne pc, r6, r5, asr #4 │ │ │ │ @ instruction: 0xf720447b │ │ │ │ svclt 0x0000fe48 │ │ │ │ - andeq r2, lr, r8, ror lr │ │ │ │ + andeq r2, lr, r4, ror lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fec4d0a4 <__bss_end__@@Base+0xfe9478f0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmib r0, {r3, r4, r5, r6, r7, r8, r9, sl, fp}^ │ │ │ │ pkhbtmi r3, r4, r0, lsl #4 │ │ │ │ svclt 0x0018429a │ │ │ │ tstle r7, r0, lsl #22 │ │ │ │ @@ -228964,15 +228964,15 @@ │ │ │ │ svclt 0x00942a01 │ │ │ │ @ instruction: 0xf06f2000 │ │ │ │ stclt 0, cr0, [r8, #-20] @ 0xffffffec │ │ │ │ tstcc sp, sl, asr #18 │ │ │ │ @ instruction: 0xf7f63a01 │ │ │ │ ldrdcs pc, [r1], -fp │ │ │ │ svclt 0x0000bd08 │ │ │ │ - andeq r2, lr, r6, asr #28 │ │ │ │ + andeq r2, lr, r2, asr #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec4d110 <__bss_end__@@Base+0xfe94795c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmib r0, {r3, r4, r5, r6, r7, r8, r9, sl, fp}^ │ │ │ │ stmdbcs r0, {r4, r8, r9, lr} │ │ │ │ movweq lr, #19363 @ 0x4ba3 │ │ │ │ vstmiaeq r3!, {s29-s107} │ │ │ │ @@ -228988,15 +228988,15 @@ │ │ │ │ ldmdbvs r9, {r1, r3, r8, ip, sp, pc}^ │ │ │ │ @ instruction: 0xf1036011 │ │ │ │ ldclt 0, cr0, [r0, #-112] @ 0xffffff90 │ │ │ │ strmi r4, [sl], -r3, lsl #22 │ │ │ │ orrne pc, r6, r5, asr #4 │ │ │ │ @ instruction: 0xf720447b │ │ │ │ svclt 0x0000fde2 │ │ │ │ - andeq r2, lr, ip, lsr #27 │ │ │ │ + andeq r2, lr, r8, lsr #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec4d170 <__bss_end__@@Base+0xfe9479bc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x468e0ff8 │ │ │ │ tstne r0, #208, 18 @ 0x340000 │ │ │ │ svceq 0x0000f1be │ │ │ │ movweq lr, #7075 @ 0x1ba3 │ │ │ │ @@ -229018,16 +229018,16 @@ │ │ │ │ vmin.s8 q10, , q9 │ │ │ │ ldrbtmi r1, [fp], #-439 @ 0xfffffe49 │ │ │ │ stc2 7, cr15, [sp, #128]! @ 0x80 │ │ │ │ @ instruction: 0xf6434a04 │ │ │ │ vaddw.s8 q8, q0, d17 │ │ │ │ ldrbtmi r6, [sl], #-256 @ 0xffffff00 │ │ │ │ blx 12b3c5e <__bss_end__@@Base+0xfae4aa> │ │ │ │ - ldrdeq r3, [lr], -r2 │ │ │ │ - strdeq r2, [lr], -r6 │ │ │ │ + andeq r3, lr, lr, asr #17 │ │ │ │ + strdeq r2, [lr], -r2 @ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ cdpeq 8, 12, cr15, cr0, cr12, {6} │ │ │ │ bmi 10c7850 <__bss_end__@@Base+0xdc209c> │ │ │ │ sbclt r4, r7, pc, lsr fp │ │ │ │ sxtab16mi r4, r1, sl, ror #8 │ │ │ │ @@ -229091,15 +229091,15 @@ │ │ │ │ @ instruction: 0x31bcf645 │ │ │ │ smlabtcc r0, r0, r2, pc @ │ │ │ │ ldrbtmi r4, [sl], #-1608 @ 0xfffff9b8 │ │ │ │ blx fefb3d74 <__bss_end__@@Base+0xfecae5c0> │ │ │ │ andseq r4, fp, r4, lsr #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r4, fp, r8 │ │ │ │ - andeq r2, lr, r6, ror #24 │ │ │ │ + andeq r2, lr, r2, ror #24 │ │ │ │ vst3.8 {d27-d29}, [pc], lr │ │ │ │ strlt r5, [r0, #-3200] @ 0xfffff380 │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f4f8cc │ │ │ │ addlt r4, r2, pc, lsl #18 │ │ │ │ bge 1c8d58 │ │ │ │ stmiapl fp, {r0, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @@ -229156,17 +229156,17 @@ │ │ │ │ blls 5d0254 <__bss_end__@@Base+0x2caaa0> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SP_irq │ │ │ │ ldcllt 0, cr11, [r0, #-80]! @ 0xffffffb0 │ │ │ │ b 833e78 <__bss_end__@@Base+0x52e6c4> │ │ │ │ andseq r3, fp, sl, lsr #30 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andeq r2, lr, ip, asr sp │ │ │ │ - andeq r2, pc, r8, asr #21 │ │ │ │ - andeq r2, lr, r8, lsl sp │ │ │ │ + andeq r2, lr, r8, asr sp │ │ │ │ + andeq r2, pc, r4, asr #21 │ │ │ │ + andeq r2, lr, r4, lsl sp │ │ │ │ @ instruction: 0x001b3ebc │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ bl fec4d41c <__bss_end__@@Base+0xfe947c68> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 8fa1c4 <__bss_end__@@Base+0x5f4a10> │ │ │ │ blmi 92243c <__bss_end__@@Base+0x61cc88> │ │ │ │ ldclvc 6, cr15, [r9], #316 @ 0x13c │ │ │ │ @@ -229216,16 +229216,16 @@ │ │ │ │ andscs r4, r7, #114688 @ 0x1c000 │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ @ instruction: 0xff26f7f5 │ │ │ │ andcs r4, r0, #32, 12 @ 0x2000000 │ │ │ │ pop {r0, r1, r8, sp} │ │ │ │ @ instruction: 0xf0024070 │ │ │ │ svclt 0x0000b897 │ │ │ │ - andeq r2, lr, r8, lsr #24 │ │ │ │ - andeq r2, lr, lr, lsl ip │ │ │ │ + andeq r2, lr, r4, lsr #24 │ │ │ │ + andeq r2, lr, sl, lsl ip │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec4d504 <__bss_end__@@Base+0xfe947d50> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ ldmib r4, {r1, r2, r3, r9, sl, lr}^ │ │ │ │ mcrcs 3, 0, r0, cr0, cr0, {0} │ │ │ │ bl fe9c7bec <__bss_end__@@Base+0xfe6c2438> │ │ │ │ @@ -229279,15 +229279,15 @@ │ │ │ │ ldrmi r2, [sl], -r0, lsl #6 │ │ │ │ strtmi r2, [r0], -sl, lsl #2 │ │ │ │ @ instruction: 0xffbef7fb │ │ │ │ @ instruction: 0x4632e7bb │ │ │ │ @ instruction: 0xf6444620 │ │ │ │ @ instruction: 0xf7202125 │ │ │ │ svclt 0x0000f925 │ │ │ │ - andeq r2, lr, r8, ror fp │ │ │ │ + andeq r2, lr, r4, ror fp │ │ │ │ andeq r5, sp, r0, asr #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec4d600 <__bss_end__@@Base+0xfe947e4c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46050ff0 │ │ │ │ @ instruction: 0xf7ff460c │ │ │ │ mcrne 15, 1, pc, cr1, cr7, {3} @ │ │ │ │ @@ -229557,15 +229557,15 @@ │ │ │ │ ldmdbeq fp, {r0, r5, r6, sl, sp, lr}^ │ │ │ │ cmnpmi pc, #67 @ p-variant is OBSOLETE @ 0x43 │ │ │ │ cmnpeq r5, #1124073472 @ p-variant is OBSOLETE @ 0x43000000 │ │ │ │ ldclt 0, cr6, [r0, #-332] @ 0xfffffeb4 │ │ │ │ @ instruction: 0xf6454620 │ │ │ │ @ instruction: 0xf71f11ed │ │ │ │ svclt 0x0000ff7b │ │ │ │ - andeq r5, lr, r0, lsl #2 │ │ │ │ + strdeq r5, [lr], -ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec4da54 <__bss_end__@@Base+0xfe9482a0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strdcs r0, [r0, -r0] │ │ │ │ @ instruction: 0xf7ff4604 │ │ │ │ strmi pc, [r5], -sp, asr #26 │ │ │ │ strtmi r4, [r0], -r9, lsr #12 │ │ │ │ @@ -229640,15 +229640,15 @@ │ │ │ │ tstlt lr, r0, lsr #2 │ │ │ │ eorsvs r6, r3, r3, asr #18 │ │ │ │ ldcllt 0, cr3, [r0, #-112]! @ 0xffffff90 │ │ │ │ strtmi r4, [r2], -r3, lsl #22 │ │ │ │ vmax.s8 d20, d5, d24 │ │ │ │ ldrbtmi r1, [fp], #-390 @ 0xfffffe7a │ │ │ │ @ instruction: 0xf8c9f720 │ │ │ │ - andeq r2, lr, sl, ror r3 │ │ │ │ + andeq r2, lr, r6, ror r3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fec4dba0 <__bss_end__@@Base+0xfe9483ec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf04f0ff8 │ │ │ │ @ instruction: 0xf7ff31ff │ │ │ │ andcs pc, r1, r7, lsr #25 │ │ │ │ svclt 0x0000bd08 │ │ │ │ @@ -230060,15 +230060,15 @@ │ │ │ │ orrscs pc, ip, r4, asr #12 │ │ │ │ blx ff4b4c92 <__bss_end__@@Base+0xff1af4de> │ │ │ │ vpmax.s8 d20, d10, d4 │ │ │ │ vaddw.s8 , q8, d28 │ │ │ │ strtmi r1, [r0], -r0, lsl #2 │ │ │ │ @ instruction: 0xf71f447a │ │ │ │ svclt 0x0000fb21 │ │ │ │ - andeq r1, lr, ip, asr #14 │ │ │ │ + andeq r1, lr, r8, asr #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec4e234 <__bss_end__@@Base+0xfe948a80> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmib r0, {r3, r4, r6, r7, r8, r9, sl, fp}^ │ │ │ │ addlt r3, r7, r0, lsl r5 │ │ │ │ vldrcs s2, [r0, #-948] @ 0xfffffc4c │ │ │ │ @ instruction: 0x4604dd31 │ │ │ │ @@ -230102,15 +230102,15 @@ │ │ │ │ mvnne pc, r5, asr #12 │ │ │ │ blx 1134d3a <__bss_end__@@Base+0xe2f586> │ │ │ │ vpmax.s8 d20, d10, d4 │ │ │ │ vsra.s64 , q4, #64 │ │ │ │ strtmi r1, [r0], -r0, lsl #2 │ │ │ │ @ instruction: 0xf71f447a │ │ │ │ svclt 0x0000facd │ │ │ │ - andeq r1, lr, r4, lsr #13 │ │ │ │ + andeq r1, lr, r0, lsr #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec4e2dc <__bss_end__@@Base+0xfe948b28> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff8 │ │ │ │ @ instruction: 0xf7ff2100 │ │ │ │ tstpcs r0, r9, lsl #18 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf7fc4620 │ │ │ │ @@ -230184,15 +230184,15 @@ │ │ │ │ mvnscs lr, #42205184 @ 0x2840000 │ │ │ │ blcc 175218 │ │ │ │ strb r2, [r0, r1, lsl #7] │ │ │ │ mulhi r5, r3, r9 │ │ │ │ @ instruction: 0xf888fab8 │ │ │ │ ldmdane r8, {r0, r1, r2, r3, r6, r9, fp, sp, lr, pc}^ │ │ │ │ svclt 0x0000e795 │ │ │ │ - andeq r1, lr, r2, asr sp │ │ │ │ + andeq r1, lr, lr, asr #26 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec4e424 <__bss_end__@@Base+0xfe948c70> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r9], {208} @ 0xd0 │ │ │ │ blmi 76344c <__bss_end__@@Base+0x45dc98> │ │ │ │ ldrbtmi sl, [ip], #-3844 @ 0xfffff0fc │ │ │ │ strmi r4, [lr], -r5, lsl #12 │ │ │ │ @@ -230290,16 +230290,16 @@ │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ stmdb r4, {r1, r2, r3, r4, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf644460a │ │ │ │ @ instruction: 0xf71f2125 │ │ │ │ svclt 0x0000f941 │ │ │ │ andseq r2, fp, ip, ror #27 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andeq r1, pc, lr, asr r9 @ │ │ │ │ - andeq r1, pc, r4, lsl #18 │ │ │ │ + andeq r1, pc, sl, asr r9 @ │ │ │ │ + andeq r1, pc, r0, lsl #18 │ │ │ │ andseq r2, fp, r0, lsl sp │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d8f8cc │ │ │ │ @ instruction: 0xb0824aba │ │ │ │ stmdbcs r0, {r1, r3, r4, r5, r7, r8, r9, fp, lr} │ │ │ │ @@ -230486,20 +230486,20 @@ │ │ │ │ ldrbtmi r4, [sl], #-1592 @ 0xfffff9c8 │ │ │ │ @ instruction: 0xffd6f71e │ │ │ │ @ instruction: 0xf644460a │ │ │ │ @ instruction: 0xf71e2125 │ │ │ │ svclt 0x0000ffb9 │ │ │ │ @ instruction: 0x001b2cbc │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andeq r2, pc, r8, lsl #18 │ │ │ │ - muleq pc, sl, r7 @ │ │ │ │ + andeq r2, pc, r4, lsl #18 │ │ │ │ + muleq pc, r6, r7 @ │ │ │ │ andseq r2, fp, ip, ror #20 │ │ │ │ - andeq r2, pc, r6, lsl #14 │ │ │ │ - ldrdeq r2, [pc], -r0 │ │ │ │ - andeq r1, lr, r6, lsl #17 │ │ │ │ + andeq r2, pc, r2, lsl #14 │ │ │ │ + andeq r2, pc, ip, asr #13 │ │ │ │ + andeq r1, lr, r2, lsl #17 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ addlt r4, r3, r7, asr sl │ │ │ │ stmdbcs r0, {r0, r1, r2, r4, r6, r8, r9, fp, lr} │ │ │ │ svclt 0x00a8447a │ │ │ │ @@ -230586,19 +230586,19 @@ │ │ │ │ ldrbtmi r4, [sl], #-1592 @ 0xfffff9c8 │ │ │ │ @ instruction: 0xff0ef71e │ │ │ │ @ instruction: 0xf644460a │ │ │ │ @ instruction: 0xf71e2125 │ │ │ │ svclt 0x0000fef1 │ │ │ │ andseq r2, fp, r0, lsr #19 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andeq r2, pc, r4, lsl #12 │ │ │ │ - andeq r1, pc, sl, lsl #10 │ │ │ │ - andeq r1, pc, r4, ror r4 @ │ │ │ │ + andeq r2, pc, r0, lsl #12 │ │ │ │ + andeq r1, pc, r6, lsl #10 │ │ │ │ + andeq r1, pc, r0, ror r4 @ │ │ │ │ andseq r2, fp, r8, lsl #17 │ │ │ │ - andeq r1, lr, lr, lsl #14 │ │ │ │ + andeq r1, lr, sl, lsl #14 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e0f8cc │ │ │ │ ldrmi r4, [pc], -ip, lsl #12 │ │ │ │ @ instruction: 0x3110e9d0 │ │ │ │ ldrmi r4, [r6], -r5, lsl #12 │ │ │ │ @@ -231079,15 +231079,15 @@ │ │ │ │ bicvs pc, sl, r6, asr #12 │ │ │ │ blx ff735c7a <__bss_end__@@Base+0xff4304c6> │ │ │ │ bicvs pc, r3, r6, asr #12 │ │ │ │ blx ff635c82 <__bss_end__@@Base+0xff3304ce> │ │ │ │ @ instruction: 0x001b21f2 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r2, fp, r0, lsr #3 │ │ │ │ - andeq r0, pc, r8, asr #26 │ │ │ │ + andeq r0, pc, r4, asr #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fec4f220 <__bss_end__@@Base+0xfe949a6c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7ff0ff8 │ │ │ │ andcs pc, r1, r7, lsr pc @ │ │ │ │ svclt 0x0000bd08 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ @@ -231317,16 +231317,16 @@ │ │ │ │ mulcc r5, r3, r9 │ │ │ │ ldrt r9, [pc], r1, lsl #6 │ │ │ │ ldmdb ip!, {r0, r2, r3, r4, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf71e9802 │ │ │ │ svclt 0x0000f9dd │ │ │ │ mulseq fp, r6, pc @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andeq r1, pc, r8, asr #23 │ │ │ │ - @ instruction: 0x000f1bbe │ │ │ │ + andeq r1, pc, r4, asr #23 │ │ │ │ + @ instruction: 0x000f1bba │ │ │ │ andseq r1, fp, r2, asr sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec4f5e0 <__bss_end__@@Base+0xfe949e2c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strdcs r0, [r1, -r8] │ │ │ │ @ instruction: 0xf7eb4604 │ │ │ │ @ instruction: 0xf04ffa25 │ │ │ │ @@ -231442,16 +231442,16 @@ │ │ │ │ @ instruction: 0xdeff695b │ │ │ │ bicne pc, sp, r5, asr #12 │ │ │ │ @ instruction: 0xf8c6f71e │ │ │ │ vpmax.s8 d20, d6, d4 │ │ │ │ vorr.i32 d20, #7 @ 0x00000007 │ │ │ │ ldrbtmi r3, [sl], #-256 @ 0xffffff00 │ │ │ │ @ instruction: 0xf854f71e │ │ │ │ - @ instruction: 0x000e07b8 │ │ │ │ - andeq r0, lr, sl, lsl #7 │ │ │ │ + @ instruction: 0x000e07b4 │ │ │ │ + andeq r0, lr, r6, lsl #7 │ │ │ │ str r2, [r9, -r0, lsl #4]! │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec4f7d4 <__bss_end__@@Base+0xfe94a020> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x460c0ff0 │ │ │ │ andcs r4, r7, #360448 @ 0x58000 │ │ │ │ ldrbtmi r4, [r9], #-1541 @ 0xfffff9fb │ │ │ │ @@ -231472,16 +231472,16 @@ │ │ │ │ @ instruction: 0xf7f34479 │ │ │ │ strtmi pc, [r8], -r7, lsl #27 │ │ │ │ mrscs r2, R11_usr │ │ │ │ ldrhtmi lr, [r8], -sp │ │ │ │ bne 15b2210 <__bss_end__@@Base+0x12aca5c> │ │ │ │ andcs lr, r0, #62390272 @ 0x3b80000 │ │ │ │ svclt 0x0000e7ec │ │ │ │ - andeq r0, lr, r6, lsl #19 │ │ │ │ - andeq pc, sp, r8, ror #12 │ │ │ │ + andeq r0, lr, r2, lsl #19 │ │ │ │ + andeq pc, sp, r4, ror #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec4f848 <__bss_end__@@Base+0xfe94a094> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi bfc5f0 <__bss_end__@@Base+0x8f6e3c> │ │ │ │ blmi c09e64 <__bss_end__@@Base+0x9046b0> │ │ │ │ ldrbtmi fp, [sl], #-132 @ 0xffffff7c │ │ │ │ ldmpl r3, {sl, fp, sp, lr}^ │ │ │ │ @@ -231561,15 +231561,15 @@ │ │ │ │ eorscs pc, r0, #61440 @ 0xf000 │ │ │ │ strtmi r2, [r0], -r0, lsl #2 │ │ │ │ @ instruction: 0xffb2f7e9 │ │ │ │ andcs r4, r0, #32, 12 @ 0x2000000 │ │ │ │ @ instruction: 0xf7ff2104 │ │ │ │ andcs pc, r1, r5, asr #28 │ │ │ │ svclt 0x0000bd10 │ │ │ │ - andeq ip, lr, ip, ror #19 │ │ │ │ + andeq ip, lr, r8, ror #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec4f9a8 <__bss_end__@@Base+0xfe94a1f4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 133c750 <__bss_end__@@Base+0x1036f9c> │ │ │ │ blmi 13649c4 <__bss_end__@@Base+0x105f210> │ │ │ │ ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ ldmpl r3, {r8, sp}^ │ │ │ │ @@ -231641,16 +231641,16 @@ │ │ │ │ andlt r2, r4, r1 │ │ │ │ @ instruction: 0x4620bd10 │ │ │ │ @ instruction: 0xf8bcf7ed │ │ │ │ @ instruction: 0xf71ce7ee │ │ │ │ svclt 0x0000eeb2 │ │ │ │ andseq r1, fp, sl, ror #17 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - strdeq r0, [lr], -lr │ │ │ │ - andeq ip, lr, r4, asr #18 │ │ │ │ + strdeq r0, [lr], -sl │ │ │ │ + andeq ip, lr, r0, asr #18 │ │ │ │ @ instruction: 0x001b17f0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec4faf0 <__bss_end__@@Base+0xfe94a33c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmib r0, {r3, r4, r5, r6, r7, r8, r9, sl, fp}^ │ │ │ │ @ instruction: 0x46043210 │ │ │ │ svclt 0x0018429a │ │ │ │ @@ -232165,15 +232165,15 @@ │ │ │ │ movwcs lr, #2025 @ 0x7e9 │ │ │ │ @ instruction: 0xdeff695b │ │ │ │ @ instruction: 0xf64a4a04 │ │ │ │ vmla.f d20, d0, d1[6] │ │ │ │ ldrtmi r3, [r8], -r0, lsl #2 │ │ │ │ @ instruction: 0xf71d447a │ │ │ │ svclt 0x0000faaf │ │ │ │ - andeq pc, sp, ip, lsl #17 │ │ │ │ + andeq pc, sp, r8, lsl #17 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b0f8cc │ │ │ │ ldrmi fp, [r6], -sp, lsl #1 │ │ │ │ @ instruction: 0x46074a3a │ │ │ │ @ instruction: 0x460d4b3a │ │ │ │ @@ -232243,33 +232243,33 @@ │ │ │ │ andcs r4, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0xe76f4479 │ │ │ │ @ instruction: 0xfffef55d │ │ │ │ stmdbmi r4, {r0, r1, r9, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1146 @ 0xfffffb86 │ │ │ │ eorvs pc, r1, #8388608 @ 0x800000 │ │ │ │ svclt 0x0000e766 │ │ │ │ - andeq r0, pc, r4, lsr #22 │ │ │ │ + andeq r0, pc, r0, lsr #22 │ │ │ │ @ instruction: 0xfffef643 │ │ │ │ stmdbmi r4, {r0, r1, r9, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1146 @ 0xfffffb86 │ │ │ │ eorvs pc, r2, #8388608 @ 0x800000 │ │ │ │ svclt 0x0000e75a │ │ │ │ - andeq r0, pc, ip, lsl #22 │ │ │ │ + andeq r0, pc, r8, lsl #22 │ │ │ │ @ instruction: 0xfffef62b │ │ │ │ stmdbmi r4, {r0, r1, r9, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1146 @ 0xfffffb86 │ │ │ │ eorvs pc, r3, #8388608 @ 0x800000 │ │ │ │ svclt 0x0000e74e │ │ │ │ - strdeq r0, [pc], -r4 │ │ │ │ + strdeq r0, [pc], -r0 @ │ │ │ │ @ instruction: 0xfffef743 │ │ │ │ stmdbmi r4, {r0, r1, r9, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1146 @ 0xfffffb86 │ │ │ │ eorvs pc, r4, #8388608 @ 0x800000 │ │ │ │ svclt 0x0000e742 │ │ │ │ - ldrdeq r0, [pc], -ip │ │ │ │ + ldrdeq r0, [pc], -r8 │ │ │ │ @ instruction: 0xfffef72b │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ @ instruction: 0x46044a53 │ │ │ │ addlt r4, r4, r3, asr fp │ │ │ │ @@ -232487,15 +232487,15 @@ │ │ │ │ movwcs lr, #1963 @ 0x7ab │ │ │ │ @ instruction: 0xdeff695b │ │ │ │ vpmax.s8 d20, d6, d4 │ │ │ │ vsra.s64 d20, d15, #64 │ │ │ │ strtmi r3, [r0], -r0, lsl #2 │ │ │ │ @ instruction: 0xf71d447a │ │ │ │ svclt 0x0000f82b │ │ │ │ - andeq pc, sp, r8, asr #14 │ │ │ │ + andeq pc, sp, r4, asr #14 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec50820 <__bss_end__@@Base+0xfe94b06c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldrmi r0, [r6], -r8, ror #31 │ │ │ │ @ instruction: 0xf7fb4604 │ │ │ │ stmdavs r2, {r0, r1, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x46051c73 │ │ │ │ @@ -232698,18 +232698,18 @@ │ │ │ │ blx ff8b793a <__bss_end__@@Base+0xff5b2186> │ │ │ │ stmdbmi r8, {r0, r2, r3, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ blx ff737946 <__bss_end__@@Base+0xff432192> │ │ │ │ strtmi lr, [r0], -r7, asr #15 │ │ │ │ tstpvs r7, r8, asr #12 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xff28f71c │ │ │ │ - andeq r0, lr, ip, lsl #7 │ │ │ │ - andeq pc, sp, ip, lsl #13 │ │ │ │ - andeq pc, sp, lr, lsr #12 │ │ │ │ - andeq pc, sp, r6, asr #12 │ │ │ │ + andeq r0, lr, r8, lsl #7 │ │ │ │ + andeq pc, sp, r8, lsl #13 │ │ │ │ + andeq pc, sp, sl, lsr #12 │ │ │ │ + andeq pc, sp, r2, asr #12 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ blhi 334e30 <__bss_end__@@Base+0x2f67c> │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0088f8cc │ │ │ │ strcs pc, [r4], #-2271 @ 0xfffff721 │ │ │ │ @ instruction: 0xf8df4604 │ │ │ │ @@ -232968,32 +232968,32 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldclcc 0, cr0, [r0] │ │ │ │ @ instruction: 0xffe00000 │ │ │ │ strdmi pc, [pc, #255] @ f9e8b │ │ │ │ andseq r0, fp, r0, lsl r7 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ mulseq fp, r8, r6 │ │ │ │ - strdeq pc, [lr], -r2 │ │ │ │ - andeq pc, lr, ip, ror #1 │ │ │ │ - andeq pc, sp, lr, lsr #9 │ │ │ │ - andeq pc, sp, r2, lsl #7 │ │ │ │ - andeq pc, sp, ip, lsr r3 @ │ │ │ │ + andeq pc, lr, lr, ror #3 │ │ │ │ + andeq pc, lr, r8, ror #1 │ │ │ │ + andeq pc, sp, sl, lsr #9 │ │ │ │ + andeq pc, sp, lr, ror r3 @ │ │ │ │ andeq pc, sp, r8, lsr r3 @ │ │ │ │ - andeq pc, sp, r6, lsr r3 @ │ │ │ │ andeq pc, sp, r4, lsr r3 @ │ │ │ │ - andeq pc, sp, r6, lsr r3 @ │ │ │ │ - andeq pc, sp, r2, asr r3 @ │ │ │ │ - ldrdeq pc, [sp], -r4 │ │ │ │ - muleq sp, lr, pc @ │ │ │ │ - andeq pc, sp, ip, asr #5 │ │ │ │ - andeq pc, sp, r6, asr #5 │ │ │ │ - andeq pc, sp, r4, asr #5 │ │ │ │ + andeq pc, sp, r2, lsr r3 @ │ │ │ │ + andeq pc, sp, r0, lsr r3 @ │ │ │ │ + andeq pc, sp, r2, lsr r3 @ │ │ │ │ + andeq pc, sp, lr, asr #6 │ │ │ │ + ldrdeq pc, [sp], -r0 │ │ │ │ + muleq sp, sl, pc @ │ │ │ │ + andeq pc, sp, r8, asr #5 │ │ │ │ andeq pc, sp, r2, asr #5 │ │ │ │ andeq pc, sp, r0, asr #5 │ │ │ │ - strdeq pc, [sp], -r4 │ │ │ │ + @ instruction: 0x000df2be │ │ │ │ + @ instruction: 0x000df2bc │ │ │ │ + strdeq pc, [sp], -r0 │ │ │ │ @ instruction: 0xf0094a6c │ │ │ │ ldrbtmi r0, [sl], #-3585 @ 0xfffff1ff │ │ │ │ svceq 0x0000f1be │ │ │ │ blmi 1badf78 <__bss_end__@@Base+0x18a87c4> │ │ │ │ @ instruction: 0xf019447b │ │ │ │ subsle r0, sl, r2, lsl #30 │ │ │ │ ldrbtmi r4, [r9], #-2408 @ 0xfffff698 │ │ │ │ @@ -233095,45 +233095,45 @@ │ │ │ │ @ instruction: 0xf71c4620 │ │ │ │ ldr pc, [r1, #3295] @ 0xcdf │ │ │ │ @ instruction: 0xf6454620 │ │ │ │ @ instruction: 0xf71c2117 │ │ │ │ @ instruction: 0x4620fbd9 │ │ │ │ teqpcs r4, r5, asr #12 @ p-variant is OBSOLETE │ │ │ │ blx ff637c06 <__bss_end__@@Base+0xff332452> │ │ │ │ - andeq pc, sp, lr, ror #3 │ │ │ │ - andeq pc, sp, ip, ror #3 │ │ │ │ andeq pc, sp, sl, ror #3 │ │ │ │ - andeq pc, sp, ip, ror #3 │ │ │ │ andeq pc, sp, r8, ror #3 │ │ │ │ - andeq pc, sp, ip, ror #3 │ │ │ │ - andeq pc, sp, lr, ror #3 │ │ │ │ - andeq pc, sp, r8, ror #28 │ │ │ │ - andeq pc, sp, ip, asr lr @ │ │ │ │ - andeq pc, sp, lr, asr #28 │ │ │ │ - andeq pc, sp, r0, asr #28 │ │ │ │ - andeq pc, sp, r6, lsr lr @ │ │ │ │ - andeq pc, sp, lr, lsr #28 │ │ │ │ - andeq pc, sp, r6, lsr #28 │ │ │ │ - andeq pc, sp, lr, lsl lr @ │ │ │ │ - andeq pc, sp, r6, lsl lr @ │ │ │ │ - andeq pc, sp, r0, lsl lr @ │ │ │ │ - andeq pc, sp, r4, lsl #28 │ │ │ │ - strdeq pc, [sp], -ip │ │ │ │ - strdeq pc, [sp], -r6 │ │ │ │ - strdeq pc, [sp], -r0 │ │ │ │ - andeq pc, sp, sl, ror #27 │ │ │ │ - strdeq pc, [sp], -r6 │ │ │ │ - ldrdeq pc, [sp], -r8 │ │ │ │ + andeq pc, sp, r6, ror #3 │ │ │ │ + andeq pc, sp, r8, ror #3 │ │ │ │ + andeq pc, sp, r4, ror #3 │ │ │ │ + andeq pc, sp, r8, ror #3 │ │ │ │ + andeq pc, sp, sl, ror #3 │ │ │ │ + andeq pc, sp, r4, ror #28 │ │ │ │ + andeq pc, sp, r8, asr lr @ │ │ │ │ + andeq pc, sp, sl, asr #28 │ │ │ │ + andeq pc, sp, ip, lsr lr @ │ │ │ │ + andeq pc, sp, r2, lsr lr @ │ │ │ │ + andeq pc, sp, sl, lsr #28 │ │ │ │ + andeq pc, sp, r2, lsr #28 │ │ │ │ + andeq pc, sp, sl, lsl lr @ │ │ │ │ + andeq pc, sp, r2, lsl lr @ │ │ │ │ + andeq pc, sp, ip, lsl #28 │ │ │ │ + andeq pc, sp, r0, lsl #28 │ │ │ │ + strdeq pc, [sp], -r8 │ │ │ │ + strdeq pc, [sp], -r2 │ │ │ │ + andeq pc, sp, ip, ror #27 │ │ │ │ + andeq pc, sp, r6, ror #27 │ │ │ │ + strdeq pc, [sp], -r2 │ │ │ │ + ldrdeq pc, [sp], -r4 │ │ │ │ andeq r5, sp, lr, lsr #11 │ │ │ │ - andeq pc, sp, r8, asr #1 │ │ │ │ - andeq pc, sp, lr, lsl #27 │ │ │ │ - andeq pc, sp, r4, ror r0 @ │ │ │ │ - andeq pc, sp, lr, rrx │ │ │ │ + andeq pc, sp, r4, asr #1 │ │ │ │ + andeq pc, sp, sl, lsl #27 │ │ │ │ + andeq pc, sp, r0, ror r0 @ │ │ │ │ + andeq pc, sp, sl, rrx │ │ │ │ andeq r5, sp, r4, asr #10 │ │ │ │ - andeq pc, sp, r2, rrx │ │ │ │ + andeq pc, sp, lr, asr r0 @ │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ svclt 0x0000e4ac │ │ │ │ strt r2, [r9], #257 @ 0x101 │ │ │ │ strt r2, [r7], #256 @ 0x100 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ @@ -233256,15 +233256,15 @@ │ │ │ │ ldrbtmi r4, [sl], #-1576 @ 0xfffff9d8 │ │ │ │ blx db7e74 <__bss_end__@@Base+0xab26c0> │ │ │ │ ldmibvs fp, {r8, r9, sp} │ │ │ │ svclt 0x0000deff │ │ │ │ andseq r0, fp, r8, rrx │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq pc, sl, ip, lsr pc @ │ │ │ │ - andeq lr, sp, r6, asr fp │ │ │ │ + andeq lr, sp, r2, asr fp │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ addlt r4, r5, r6, lsl #21 │ │ │ │ stmdbcs r0, {r1, r2, r7, r8, r9, fp, lr} │ │ │ │ svclt 0x00a8447a │ │ │ │ @@ -233398,19 +233398,19 @@ │ │ │ │ strtmi lr, [r4], r3, asr #15 │ │ │ │ @ instruction: 0xf71be7f2 │ │ │ │ @ instruction: 0x460ae8fc │ │ │ │ msrcs SP_usr, r4 │ │ │ │ @ instruction: 0xf8f8f71c │ │ │ │ andseq pc, sl, ip, ror #28 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andeq pc, lr, r4, ror #21 │ │ │ │ - ldrdeq pc, [lr], -lr │ │ │ │ - andeq pc, lr, ip, asr #21 │ │ │ │ - andeq pc, lr, r6, asr #21 │ │ │ │ - andeq lr, sp, r6, lsl #26 │ │ │ │ + andeq pc, lr, r0, ror #21 │ │ │ │ + ldrdeq pc, [lr], -sl │ │ │ │ + andeq pc, lr, r8, asr #21 │ │ │ │ + andeq pc, lr, r2, asr #21 │ │ │ │ + andeq lr, sp, r2, lsl #26 │ │ │ │ @ instruction: 0x001afcb4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec51670 <__bss_end__@@Base+0xfe94bebc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmib r0, {r3, r4, r5, r6, r7, r8, r9, sl, fp}^ │ │ │ │ stmdbcs r0, {r4, r8, r9, lr} │ │ │ │ movweq lr, #19363 @ 0x4ba3 │ │ │ │ @@ -233434,16 +233434,16 @@ │ │ │ │ vmax.s8 d20, d5, d10 │ │ │ │ ldrbtmi r1, [fp], #-439 @ 0xfffffe49 │ │ │ │ blx bf8142 <__bss_end__@@Base+0x8f298e> │ │ │ │ @ instruction: 0xf6434a04 │ │ │ │ vbic.i32 d16, #6 @ 0x00000006 │ │ │ │ ldrbtmi r6, [sl], #-256 @ 0xffffff00 │ │ │ │ @ instruction: 0xf8c4f71c │ │ │ │ - andeq pc, sp, lr, asr #7 │ │ │ │ - strdeq lr, [sp], -r2 │ │ │ │ + andeq pc, sp, sl, asr #7 │ │ │ │ + andeq lr, sp, lr, ror #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec516f0 <__bss_end__@@Base+0xfe94bf3c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmib r0, {r4, r5, r6, r7, r8, r9, sl, fp}^ │ │ │ │ stmdbcs r0, {r4, r8, sl, lr} │ │ │ │ strmi fp, [ip], r8, lsr #31 │ │ │ │ vmlaeq.f64 d14, d20, d21 │ │ │ │ @@ -233464,16 +233464,16 @@ │ │ │ │ vmax.s8 d20, d5, d10 │ │ │ │ ldrbtmi r1, [fp], #-439 @ 0xfffffe49 │ │ │ │ blx ffcf81b8 <__bss_end__@@Base+0xff9f2a04> │ │ │ │ @ instruction: 0xf6434a04 │ │ │ │ vorr.i32 q8, #3 @ 0x00000003 │ │ │ │ ldrbtmi r6, [sl], #-256 @ 0xffffff00 │ │ │ │ @ instruction: 0xf888f71c │ │ │ │ - andeq pc, sp, r6, asr r3 @ │ │ │ │ - andeq lr, sp, sl, ror r9 │ │ │ │ + andeq pc, sp, r2, asr r3 @ │ │ │ │ + andeq lr, sp, r6, ror r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ bl fec51768 <__bss_end__@@Base+0xfe94bfb4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 5be330 <__bss_end__@@Base+0x2b8b7c> │ │ │ │ blmi 5e6800 <__bss_end__@@Base+0x2e104c> │ │ │ │ ldrbtmi r6, [sl], #-2753 @ 0xfffff53f │ │ │ │ stcvs 8, cr5, [sp, #-844] @ 0xfffffcb4 │ │ │ │ @@ -233491,15 +233491,15 @@ │ │ │ │ @ instruction: 0xf71b4630 │ │ │ │ @ instruction: 0x4631ec78 │ │ │ │ @ instruction: 0xf88d4620 │ │ │ │ @ instruction: 0xf7e45083 │ │ │ │ svclt 0x0000ffe5 │ │ │ │ andseq pc, sl, sl, lsr #22 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - strdeq lr, [sp], -r6 │ │ │ │ + strdeq lr, [sp], -r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec517d0 <__bss_end__@@Base+0xfe94c01c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmib r0, {r3, r4, r5, r6, r7, r8, r9, sl, fp}^ │ │ │ │ addsmi r3, sl, #16, 4 │ │ │ │ bvs fe1ee664 <__bss_end__@@Base+0xfdee8eb0> │ │ │ │ @ instruction: 0xb1234604 │ │ │ │ @@ -233682,15 +233682,15 @@ │ │ │ │ vaddw.s8 q11, q8, d6 │ │ │ │ strtmi r6, [r0], -r0, lsl #2 │ │ │ │ @ instruction: 0xf71b447a │ │ │ │ @ instruction: 0xf04ffedb │ │ │ │ @ instruction: 0x462032ff │ │ │ │ cmnpcs r1, r4, asr #12 @ p-variant is OBSOLETE │ │ │ │ mrc2 7, 5, pc, cr12, cr11, {0} │ │ │ │ - andeq lr, sp, r0, lsl #16 │ │ │ │ + strdeq lr, [sp], -ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec51acc <__bss_end__@@Base+0xfe94c318> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmib r0, {r4, r5, r6, r7, r8, r9, sl, fp}^ │ │ │ │ @ instruction: 0x460c2310 │ │ │ │ bl fed41348 <__bss_end__@@Base+0xfea3bb94> │ │ │ │ andsle r0, pc, #908 @ 0x38c │ │ │ │ @@ -233709,15 +233709,15 @@ │ │ │ │ msrpl (UNDEF: 103), r6 │ │ │ │ smlabtvs r0, r0, r2, pc @ │ │ │ │ ldrbtmi r4, [sl], #-1576 @ 0xfffff9d8 │ │ │ │ mcr2 7, 5, pc, cr4, cr11, {0} @ │ │ │ │ @ instruction: 0xf644460a │ │ │ │ @ instruction: 0xf71b2171 │ │ │ │ svclt 0x0000fe87 │ │ │ │ - andeq lr, sp, r2, lsr r3 │ │ │ │ + andeq lr, sp, lr, lsr #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec51b38 <__bss_end__@@Base+0xfe94c384> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 9be8e0 <__bss_end__@@Base+0x6b912c> │ │ │ │ blmi 9e6b54 <__bss_end__@@Base+0x6e13a0> │ │ │ │ ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @@ -233913,16 +233913,16 @@ │ │ │ │ @ instruction: 0xf6444620 │ │ │ │ @ instruction: 0xf71b2125 │ │ │ │ bmi 27a028 │ │ │ │ msrpl SP_usr, r7 │ │ │ │ smlabtcc r0, r0, r2, pc @ │ │ │ │ ldrbtmi r4, [sl], #-1568 @ 0xfffff9e0 │ │ │ │ stc2 7, cr15, [r6, #-108] @ 0xffffff94 │ │ │ │ - andeq sp, sp, ip, ror #26 │ │ │ │ - andeq sp, sp, sl, lsr sp │ │ │ │ + andeq sp, sp, r8, ror #26 │ │ │ │ + andeq sp, sp, r6, lsr sp │ │ │ │ svcmi 0x00f8e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d8f8cc │ │ │ │ strmi r2, [r4], -r3, lsl #2 │ │ │ │ blx feab8c52 <__bss_end__@@Base+0xfe7b349e> │ │ │ │ smlabbcs r0, r1, r6, r4 │ │ │ │ @@ -233991,15 +233991,15 @@ │ │ │ │ @ instruction: 0x21aaf247 │ │ │ │ smlabtcc r0, r0, r2, pc @ │ │ │ │ ldrbtmi r4, [sl], #-1568 @ 0xfffff9e0 │ │ │ │ ldc2l 7, cr15, [r0], #-108 @ 0xffffff94 │ │ │ │ @ instruction: 0xf6454620 │ │ │ │ @ instruction: 0xf71b2134 │ │ │ │ svclt 0x0000fcd5 │ │ │ │ - andeq sp, sp, lr, lsl #24 │ │ │ │ + andeq sp, sp, sl, lsl #24 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec51fa0 <__bss_end__@@Base+0xfe94c7ec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcvs 15, cr0, [r5], {232} @ 0xe8 │ │ │ │ teqlt r5, r4, lsl #12 │ │ │ │ blcs 11505c │ │ │ │ ldmdavs sp, {r0, r1, r2, r3, r5, r6, ip, lr, pc} │ │ │ │ @@ -234207,16 +234207,16 @@ │ │ │ │ vsra.s64 , , #64 │ │ │ │ strtmi r3, [r0], -r0, lsl #2 │ │ │ │ @ instruction: 0xf71b447a │ │ │ │ andcs pc, r2, #790528 @ 0xc1000 │ │ │ │ @ instruction: 0xf6444620 │ │ │ │ @ instruction: 0xf71b2125 │ │ │ │ svclt 0x0000faa3 │ │ │ │ - @ instruction: 0x000eedb6 │ │ │ │ - @ instruction: 0x000dd8b0 │ │ │ │ + @ instruction: 0x000eedb2 │ │ │ │ + andeq sp, sp, ip, lsr #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec52304 <__bss_end__@@Base+0xfe94cb50> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strdcs r0, [r1, -r8] │ │ │ │ @ instruction: 0xf7e84604 │ │ │ │ @ instruction: 0xf04ffb93 │ │ │ │ @ instruction: 0x462031ff │ │ │ │ @@ -234624,16 +234624,16 @@ │ │ │ │ ldrbtmi r0, [fp], #-450 @ 0xfffffe3e │ │ │ │ @ instruction: 0xf9e1f71b │ │ │ │ @ instruction: 0xf6434a05 │ │ │ │ vmla.f d19, d0, d3[2] │ │ │ │ strtmi r6, [r0], -r0, lsl #2 │ │ │ │ @ instruction: 0xf71a447a │ │ │ │ svclt 0x0000ff79 │ │ │ │ - andeq lr, sp, sl, lsr r1 │ │ │ │ - andeq sp, sp, ip, asr #18 │ │ │ │ + andeq lr, sp, r6, lsr r1 │ │ │ │ + andeq sp, sp, r8, asr #18 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d8f8cc │ │ │ │ @ instruction: 0xf8d0461d │ │ │ │ addlt r3, r3, r0, lsr r1 │ │ │ │ @ instruction: 0xf04f4616 │ │ │ │ @@ -234828,15 +234828,15 @@ │ │ │ │ bvs fff358d0 <__bss_end__@@Base+0xffc3011c> │ │ │ │ stc2 7, cr15, [ip], {235} @ 0xeb │ │ │ │ bl 115f38 │ │ │ │ ldrb r0, [sp, -r4, lsl #24]! │ │ │ │ stcl 7, cr15, [sl, #100] @ 0x64 │ │ │ │ andseq lr, sl, r0, lsl r8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andeq ip, sp, sl, lsl lr │ │ │ │ + andeq ip, sp, r6, lsl lr │ │ │ │ andseq lr, sl, lr, ror r7 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ addlt r6, r3, sp, lsl #16 │ │ │ │ strmi r4, [r7], -ip, lsl #12 │ │ │ │ @@ -235196,15 +235196,15 @@ │ │ │ │ @ instruction: 0xf71a447a │ │ │ │ strtmi pc, [r0], -fp, lsl #22 │ │ │ │ bicsne pc, r6, r5, asr #12 │ │ │ │ blx 1d39cc6 <__bss_end__@@Base+0x1a34512> │ │ │ │ andseq lr, sl, lr, asr #2 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ mulseq sl, ip, r0 │ │ │ │ - andeq ip, sp, r0, ror r6 │ │ │ │ + andeq ip, sp, ip, ror #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ bl fec53274 <__bss_end__@@Base+0xfe94dac0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcvs 15, cr0, [r3], {240} @ 0xf0 │ │ │ │ smlawblt r3, r3, r0, fp │ │ │ │ @ instruction: 0xb1a2689a │ │ │ │ ldrbeq r6, [fp], #2067 @ 0x813 │ │ │ │ @@ -235375,19 +235375,19 @@ │ │ │ │ strtmi pc, [r0], -r7, lsr #19 │ │ │ │ blx 19f9f88 <__bss_end__@@Base+0x16f47d4> │ │ │ │ @ instruction: 0xf71a4640 │ │ │ │ @ instruction: 0xe748f8f3 │ │ │ │ @ instruction: 0x001adfd0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq sp, sl, lr, lsl #29 │ │ │ │ - andeq ip, sp, r0, lsr #8 │ │ │ │ - ldrdeq ip, [sp], -lr │ │ │ │ - ldrdeq ip, [sp], -r8 │ │ │ │ - andeq ip, sp, r0, lsl #7 │ │ │ │ - andeq ip, sp, r0, ror #7 │ │ │ │ + andeq ip, sp, ip, lsl r4 │ │ │ │ + ldrdeq ip, [sp], -sl │ │ │ │ + ldrdeq ip, [sp], -r4 │ │ │ │ + andeq ip, sp, ip, ror r3 │ │ │ │ + ldrdeq ip, [sp], -ip @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec53550 <__bss_end__@@Base+0xfe94dd9c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmib r0, {r4, r5, r6, r7, r8, r9, sl, fp}^ │ │ │ │ stmdbcs r0, {r4, r8, r9, sp} │ │ │ │ svclt 0x00a84604 │ │ │ │ bl fe9cdb84 <__bss_end__@@Base+0xfe6c83d0> │ │ │ │ @@ -235904,16 +235904,16 @@ │ │ │ │ ldrbtmi r4, [sl], #-1568 @ 0xfffff9e0 │ │ │ │ stc2 7, cr15, [r2, #100] @ 0x64 │ │ │ │ @ instruction: 0xf6444620 │ │ │ │ @ instruction: 0xf7192171 │ │ │ │ strtmi pc, [r0], -r5, ror #26 │ │ │ │ teqpcs r4, r5, asr #12 @ p-variant is OBSOLETE │ │ │ │ stc2l 7, cr15, [r2, #100]! @ 0x64 │ │ │ │ - andeq ip, sp, ip, asr r0 │ │ │ │ - andeq ip, sp, sl, asr #32 │ │ │ │ + andeq ip, sp, r8, asr r0 │ │ │ │ + andeq ip, sp, r6, asr #32 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec53d88 <__bss_end__@@Base+0xfe94e5d4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff8 │ │ │ │ @ instruction: 0xf7f72100 │ │ │ │ tstpcs r1, pc, lsl lr @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf7f94620 │ │ │ │ @@ -236071,17 +236071,17 @@ │ │ │ │ smlabtvs r0, r0, r2, pc @ │ │ │ │ @ instruction: 0xf719447a │ │ │ │ @ instruction: 0x4638fc33 │ │ │ │ stc2l 7, cr15, [pc], #100 @ fce6c │ │ │ │ @ instruction: 0x001ad4b0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x001ad3f8 │ │ │ │ - ldrdeq fp, [sp], -r6 │ │ │ │ - ldrdeq fp, [sp], -r0 │ │ │ │ - strdeq ip, [sp], -r4 │ │ │ │ + ldrdeq fp, [sp], -r2 │ │ │ │ + andeq fp, sp, ip, asr #17 │ │ │ │ + strdeq ip, [sp], -r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec54028 <__bss_end__@@Base+0xfe94e874> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff8 │ │ │ │ @ instruction: 0xf7f72100 │ │ │ │ smlabtcs r1, pc, ip, pc @ │ │ │ │ @ instruction: 0xf7f94620 │ │ │ │ @@ -236203,17 +236203,17 @@ │ │ │ │ smlabtvs r0, r0, r2, pc @ │ │ │ │ ldrbtmi r4, [sl], #-1592 @ 0xfffff9c8 │ │ │ │ blx bbac7a <__bss_end__@@Base+0x8b54c6> │ │ │ │ @ instruction: 0xf6454638 │ │ │ │ @ instruction: 0xf71911f7 │ │ │ │ svclt 0x0000fb8f │ │ │ │ andeq pc, ip, lr, ror #3 │ │ │ │ - andeq ip, sp, sl, lsl r1 │ │ │ │ - andeq ip, sp, r8, lsl r1 │ │ │ │ - strdeq ip, [sp], -r6 │ │ │ │ + andeq ip, sp, r6, lsl r1 │ │ │ │ + andeq ip, sp, r4, lsl r1 │ │ │ │ + strdeq ip, [sp], -r2 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ strmi r2, [r4], -r1, lsl #2 │ │ │ │ @ instruction: 0xf7e6b085 │ │ │ │ @ instruction: 0xf04ffbf7 │ │ │ │ @@ -236361,15 +236361,15 @@ │ │ │ │ @ instruction: 0xf7192171 │ │ │ │ @ instruction: 0x464af9d9 │ │ │ │ @ instruction: 0xf6444620 │ │ │ │ @ instruction: 0xf7192125 │ │ │ │ @ instruction: 0x4620f9d3 │ │ │ │ teqpcs r4, r5, asr #12 @ p-variant is OBSOLETE │ │ │ │ blx 153af00 <__bss_end__@@Base+0x123574c> │ │ │ │ - andeq fp, sp, r4, lsr r9 │ │ │ │ + andeq fp, sp, r0, lsr r9 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec544a8 <__bss_end__@@Base+0xfe94ecf4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmib r0, {r3, r5, r6, r7, r8, r9, sl, fp}^ │ │ │ │ @ instruction: 0x460d6310 │ │ │ │ ldrmi r4, [r1], -r4, lsl #12 │ │ │ │ vstrcs d1, [r0, #-620] @ 0xfffffd94 │ │ │ │ @@ -236844,15 +236844,15 @@ │ │ │ │ bicvs pc, r9, r4, asr #12 │ │ │ │ smlabtvs r1, r0, r2, pc @ │ │ │ │ ldrbtmi r4, [sl], #-1568 @ 0xfffff9e0 │ │ │ │ mcr2 7, 1, pc, cr6, cr8, {0} @ │ │ │ │ mulseq sl, ip, r8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq ip, sl, r8, ror #16 │ │ │ │ - andeq fp, sp, r6, lsl r7 │ │ │ │ + andeq fp, sp, r2, lsl r7 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b0f8cc │ │ │ │ @ instruction: 0x461c4e3d │ │ │ │ bmi 104f290 <__bss_end__@@Base+0xd49adc> │ │ │ │ addlt r4, sp, lr, ror r4 │ │ │ │ @@ -236915,16 +236915,16 @@ │ │ │ │ @ instruction: 0x46284479 │ │ │ │ @ instruction: 0xf7189400 │ │ │ │ svclt 0x0000fd3b │ │ │ │ andseq ip, sl, ip, asr r6 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq ip, sl, lr, lsl #12 │ │ │ │ @ instruction: 0x001ac5ba │ │ │ │ - andeq fp, sp, sl, lsl #2 │ │ │ │ - andeq sl, sp, r4, asr fp │ │ │ │ + andeq fp, sp, r6, lsl #2 │ │ │ │ + andeq sl, sp, r0, asr fp │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0058f8cc │ │ │ │ @ instruction: 0xf8df4615 │ │ │ │ @ instruction: 0x461f28f4 │ │ │ │ ldmcc r0!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ @@ -237497,15 +237497,15 @@ │ │ │ │ bls 4e50ac <__bss_end__@@Base+0x1df8f8> │ │ │ │ @ instruction: 0xf47f4293 │ │ │ │ str sl, [fp, #3697]! @ 0xe71 │ │ │ │ ... │ │ │ │ andseq ip, sl, r8, lsr r5 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq ip, sl, r4, lsl #9 │ │ │ │ - @ instruction: 0x000da5b4 │ │ │ │ + @ instruction: 0x000da5b0 │ │ │ │ ldrtmi r4, [r0], -r9, lsr #12 │ │ │ │ blx 153c424 <__bss_end__@@Base+0x1236c70> │ │ │ │ @ instruction: 0xf64f6c73 │ │ │ │ @ instruction: 0xf64f71f3 │ │ │ │ @ instruction: 0xf1a372f7 │ │ │ │ ldrbtvs r0, [r0], #-8 │ │ │ │ stceq 8, cr15, [r2], {51} @ 0x33 │ │ │ │ @@ -237669,15 +237669,15 @@ │ │ │ │ @ instruction: 0xf04fffa1 │ │ │ │ @ instruction: 0x463032ff │ │ │ │ cmnpcs r1, r4, asr #12 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xff9af717 │ │ │ │ @ instruction: 0xf6454630 │ │ │ │ @ instruction: 0xf7182134 │ │ │ │ svclt 0x0000f817 │ │ │ │ - strdeq r9, [sp], -r0 │ │ │ │ + andeq r9, sp, ip, ror #31 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ addlt r4, r4, r6, lsl r6 │ │ │ │ @ instruction: 0xf7f64605 │ │ │ │ @ instruction: 0xf016f853 │ │ │ │ @@ -237745,16 +237745,16 @@ │ │ │ │ ldrbtmi r4, [sl], #-1576 @ 0xfffff9d8 │ │ │ │ @ instruction: 0xff1ef717 │ │ │ │ vpmax.s8 d20, d4, d5 │ │ │ │ vmla.f d23, d0, d0[2] │ │ │ │ strtmi r6, [r8], -r0, lsl #2 │ │ │ │ @ instruction: 0xf717447a │ │ │ │ svclt 0x0000ff15 │ │ │ │ - andeq sl, sp, sl, lsr r0 │ │ │ │ - andeq sl, sp, r8, lsr #12 │ │ │ │ + andeq sl, sp, r6, lsr r0 │ │ │ │ + andeq sl, sp, r4, lsr #12 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00a8f8cc │ │ │ │ ldrmi fp, [r7], -sp, lsl #1 │ │ │ │ strmi r4, [fp], -sp, ror #20 │ │ │ │ @ instruction: 0xf04f4604 │ │ │ │ @@ -237864,15 +237864,15 @@ │ │ │ │ @ instruction: 0xf7172134 │ │ │ │ @ instruction: 0xf06ffe9b │ │ │ │ strtmi r0, [r0], -r1, lsl #4 │ │ │ │ msrcs SP_usr, r4 │ │ │ │ mrc2 7, 0, pc, cr2, cr7, {0} │ │ │ │ andseq fp, sl, r8, lsr r8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andeq sl, sp, r0, asr #15 │ │ │ │ + @ instruction: 0x000da7bc │ │ │ │ andseq fp, sl, r0, ror #13 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0098f8cc │ │ │ │ @ instruction: 0xf8dfb091 │ │ │ │ @ instruction: 0x460b2534 │ │ │ │ @@ -238206,18 +238206,18 @@ │ │ │ │ @ instruction: 0xf64d4620 │ │ │ │ @ instruction: 0xf71731b3 │ │ │ │ @ instruction: 0x4620fc18 │ │ │ │ tstpcs r7, r5, asr #12 @ p-variant is OBSOLETE │ │ │ │ blx ffb3cbca <__bss_end__@@Base+0xff837416> │ │ │ │ andseq fp, sl, r2, ror #12 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andeq sl, lr, r6, ror #2 │ │ │ │ + andeq sl, lr, r2, ror #2 │ │ │ │ andseq fp, sl, r2, asr #7 │ │ │ │ - andeq r9, lr, lr, lsl #30 │ │ │ │ - andeq r9, lr, r4, ror lr │ │ │ │ + andeq r9, lr, sl, lsl #30 │ │ │ │ + andeq r9, lr, r0, ror lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec5618c <__bss_end__@@Base+0xfe9509d8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x460b0ff0 │ │ │ │ strmi r0, [r4], -r9, lsl #28 │ │ │ │ strmi pc, [r7, #-963] @ 0xfffffc3d │ │ │ │ andscc lr, r0, #208, 18 @ 0x340000 │ │ │ │ @@ -238247,15 +238247,15 @@ │ │ │ │ strbvs r4, [r3], #-1577 @ 0xfffff9d7 │ │ │ │ mvnsvc pc, #82837504 @ 0x4f00000 │ │ │ │ pop {r0, r1, r4, r6, r7, pc} │ │ │ │ @ instruction: 0xf7e74038 │ │ │ │ @ instruction: 0xf645bd79 │ │ │ │ @ instruction: 0xf71711e3 │ │ │ │ svclt 0x0000fb93 │ │ │ │ - andeq r9, lr, r2, lsl #25 │ │ │ │ + andeq r9, lr, lr, ror ip │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec56224 <__bss_end__@@Base+0xfe950a70> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strmi r0, [r5], -r8, ror #31 │ │ │ │ ldc2l 7, cr15, [sl], #1020 @ 0x3fc │ │ │ │ stclvs 6, cr4, [fp], #-160 @ 0xffffff60 │ │ │ │ stcvs 8, cr15, [r8], {83} @ 0x53 │ │ │ │ @@ -238757,20 +238757,20 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ svcvc 0x00efffff │ │ │ │ andeq r0, r0, r0 │ │ │ │ andseq r0, r0, r0 │ │ │ │ andseq sl, sl, r0, lsl #27 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq sl, sl, r4, asr ip │ │ │ │ - muleq sp, r0, ip │ │ │ │ - strdeq r8, [sp], -r4 │ │ │ │ - andeq r9, sp, r2, lsr fp │ │ │ │ - andeq r9, sp, r4, asr sl │ │ │ │ - andeq r9, sp, r6, lsr sl │ │ │ │ - andeq r9, lr, r6, ror #9 │ │ │ │ + andeq r9, sp, ip, lsl #25 │ │ │ │ + strdeq r8, [sp], -r0 │ │ │ │ + andeq r9, sp, lr, lsr #22 │ │ │ │ + andeq r9, sp, r0, asr sl │ │ │ │ + andeq r9, sp, r2, lsr sl │ │ │ │ + andeq r9, lr, r2, ror #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec56a30 <__bss_end__@@Base+0xfe95127c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ @ instruction: 0xf7e44615 │ │ │ │ @ instruction: 0xf04ff9b1 │ │ │ │ @ instruction: 0x462031ff │ │ │ │ @@ -238826,15 +238826,15 @@ │ │ │ │ ldmibcc ip!, {r0, r1, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ svceq 0x0006f013 │ │ │ │ strcc sp, [r1, #-197] @ 0xffffff3b │ │ │ │ blle fee503ec <__bss_end__@@Base+0xfeb4ac38> │ │ │ │ @ instruction: 0xf644e7ee │ │ │ │ @ instruction: 0xf716219c │ │ │ │ svclt 0x0000ff47 │ │ │ │ - andeq r9, lr, r2, ror #7 │ │ │ │ + ldrdeq r9, [lr], -lr │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ cdpeq 8, 6, cr15, cr0, cr12, {6} │ │ │ │ bmi ffc51380 <__bss_end__@@Base+0xff94bbcc> │ │ │ │ blmi ffc511bc <__bss_end__@@Base+0xff94ba08> │ │ │ │ sbcslt r4, pc, sl, ror r4 @ │ │ │ │ @@ -239071,15 +239071,15 @@ │ │ │ │ ldmib r4, {r0, r1, r4, r5, r7, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ bne 380124 <__bss_end__@@Base+0x7a970> │ │ │ │ ssat r1, #2, r2, asr #1 │ │ │ │ stc 7, cr15, [r4], #84 @ 0x54 │ │ │ │ mrcle 8, 7, r6, cr15, cr11, {0} │ │ │ │ andseq sl, sl, r0, ror #14 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andeq sl, lr, r2, asr #5 │ │ │ │ + @ instruction: 0x000ea2be │ │ │ │ andseq sl, sl, r0, ror r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec56f08 <__bss_end__@@Base+0xfe951754> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmib r0, {r3, r5, r6, r7, r8, r9, sl, fp}^ │ │ │ │ addlt r4, r3, r0, lsl r3 │ │ │ │ strmi r4, [r5], -sl, lsl #12 │ │ │ │ @@ -239226,15 +239226,15 @@ │ │ │ │ ldc2l 7, cr15, [sl, #920] @ 0x398 │ │ │ │ andlt r4, r3, r8, lsr #12 │ │ │ │ ldrhtmi lr, [r0], #141 @ 0x8d │ │ │ │ ldcllt 7, cr15, [r6, #-916]! @ 0xfffffc6c │ │ │ │ @ instruction: 0xf6454628 │ │ │ │ @ instruction: 0xf7162134 │ │ │ │ svclt 0x0000fbed │ │ │ │ - andeq r9, sp, sl, asr #4 │ │ │ │ + andeq r9, sp, r6, asr #4 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d8f8cc │ │ │ │ addlt r4, r4, r3, ror #20 │ │ │ │ strmi r4, [r4], -r3, ror #22 │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @@ -239335,18 +239335,18 @@ │ │ │ │ b fe7bdd54 <__bss_end__@@Base+0xfe4b85a0> │ │ │ │ @ instruction: 0xf7164620 │ │ │ │ svclt 0x0000fb70 │ │ │ │ andseq sl, sl, r0, lsr #2 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ ldrsbeq sl, [sl], -sl @ │ │ │ │ andseq sl, sl, r6, lsr #32 │ │ │ │ - andeq r9, lr, r4, asr #25 │ │ │ │ - andeq r9, lr, ip, lsr #25 │ │ │ │ - andeq r9, lr, lr, ror ip │ │ │ │ - andeq r9, lr, ip, ror #24 │ │ │ │ + andeq r9, lr, r0, asr #25 │ │ │ │ + andeq r9, lr, r8, lsr #25 │ │ │ │ + andeq r9, lr, sl, ror ip │ │ │ │ + andeq r9, lr, r8, ror #24 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec57330 <__bss_end__@@Base+0xfe951b7c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stceq 15, cr0, [lr], {240} @ 0xf0 │ │ │ │ strmi r4, [r5], -ip, lsl #12 │ │ │ │ @ instruction: 0xf7e34631 │ │ │ │ ldclne 13, cr15, [r1], #-188 @ 0xffffff44 │ │ │ │ @@ -239657,15 +239657,15 @@ │ │ │ │ mcrge 4, 4, pc, cr11, cr15, {1} @ │ │ │ │ @ instruction: 0xf715e686 │ │ │ │ @ instruction: 0x4620e814 │ │ │ │ teqpcs r4, r5, asr #12 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf892f716 │ │ │ │ andseq r9, sl, r8, ror #28 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andeq r9, lr, r6, lsr #19 │ │ │ │ + andeq r9, lr, r2, lsr #19 │ │ │ │ andseq r9, sl, r6, ror #23 │ │ │ │ @ instruction: 0x001a9ad8 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ addlt r4, r6, ip, ror sl │ │ │ │ @@ -239895,19 +239895,19 @@ │ │ │ │ @ instruction: 0x46296bfb │ │ │ │ stmib sp, {r5, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf7e33602 │ │ │ │ ldrb pc, [r3, -r1, lsr #18]! @ │ │ │ │ mrc 7, 1, APSR_nzcv, cr2, cr4, {0} │ │ │ │ andseq r9, sl, ip, asr #16 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - strheq r6, [sp], -r2 │ │ │ │ - andeq r8, sp, r2, ror #17 │ │ │ │ - ldrdeq r8, [sp], -sl │ │ │ │ - andeq r8, sp, sl, asr #17 │ │ │ │ - andeq r8, sp, r0, lsl #17 │ │ │ │ + andeq r6, sp, lr, lsr #1 │ │ │ │ + ldrdeq r8, [sp], -lr │ │ │ │ + ldrdeq r8, [sp], -r6 │ │ │ │ + andeq r8, sp, r6, asr #17 │ │ │ │ + andeq r8, sp, ip, ror r8 │ │ │ │ andseq r9, sl, r8, lsr r7 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec57bf8 <__bss_end__@@Base+0xfe952444> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 11c4960 <__bss_end__@@Base+0xebf1ac> │ │ │ │ blmi 11ecc1c <__bss_end__@@Base+0xee7468> │ │ │ │ ldrbtmi r4, [sl], #-1550 @ 0xfffff9f2 │ │ │ │ @@ -239975,15 +239975,15 @@ │ │ │ │ msrne (UNDEF: 108), r4 │ │ │ │ smlabtvs r0, r0, r2, pc @ │ │ │ │ ldrbtmi r4, [sl], #-1568 @ 0xfffff9e0 │ │ │ │ stc2 7, cr15, [lr, #84]! @ 0x54 │ │ │ │ mulseq sl, sl, r6 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r9, sl, ip, lsr #12 │ │ │ │ - @ instruction: 0x000d86b6 │ │ │ │ + @ instruction: 0x000d86b2 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec57d24 <__bss_end__@@Base+0xfe952570> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [sp, #-864] @ 0xfffffca0 │ │ │ │ blmi 8523a0 <__bss_end__@@Base+0x54cbec> │ │ │ │ ldrbtmi fp, [sp], #-134 @ 0xffffff7a │ │ │ │ stmiapl fp!, {r1, r2, r9, sl, lr}^ │ │ │ │ @@ -240310,17 +240310,17 @@ │ │ │ │ strtmi r3, [r0], -r0, lsl #2 │ │ │ │ @ instruction: 0xf715447a │ │ │ │ @ instruction: 0xf04ffb13 │ │ │ │ @ instruction: 0x462031ff │ │ │ │ stc2 7, cr15, [lr, #84] @ 0x54 │ │ │ │ @ instruction: 0x001a93fc │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andeq r8, sp, r2, lsl r3 │ │ │ │ + andeq r8, sp, lr, lsl #6 │ │ │ │ andseq r9, sl, r6, asr #2 │ │ │ │ - andeq r7, sp, r8, lsl #18 │ │ │ │ + andeq r7, sp, r4, lsl #18 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ cdpeq 8, 9, cr15, cr0, cr12, {6} │ │ │ │ @ instruction: 0x17d8f8df │ │ │ │ @ instruction: 0xf8dfb0d3 │ │ │ │ andcs r3, r0, #216, 14 @ 0x3600000 │ │ │ │ @@ -240822,27 +240822,27 @@ │ │ │ │ @ instruction: 0xf6454620 │ │ │ │ @ instruction: 0xf7142134 │ │ │ │ qsub16mi pc, r0, sp @ │ │ │ │ tstpcs r7, r5, asr #12 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xff78f714 │ │ │ │ andseq r9, sl, r4, lsr #32 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andseq r9, r0, r4, asr #29 │ │ │ │ + andseq r9, r0, r0, asr #29 │ │ │ │ andseq r4, sl, ip, asr #11 │ │ │ │ andseq r4, sl, r4, asr #11 │ │ │ │ @ instruction: 0x001a44ba │ │ │ │ @ instruction: 0xfffff353 │ │ │ │ @ instruction: 0xfffdc251 │ │ │ │ @ instruction: 0xfffdbeb9 │ │ │ │ @ instruction: 0xfffdb3df │ │ │ │ @ instruction: 0xfffdc21d │ │ │ │ - andeq r7, sp, lr, lsl #24 │ │ │ │ + andeq r7, sp, sl, lsl #24 │ │ │ │ mulseq sl, sl, sl │ │ │ │ andseq r4, sl, ip, lsr #32 │ │ │ │ - andeq r7, sp, r6, lsr #31 │ │ │ │ + andeq r7, sp, r2, lsr #31 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ blhi 23cd48 │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0080f8cc │ │ │ │ bmi ff6d30fc <__bss_end__@@Base+0xff3cd948> │ │ │ │ blmi ff6d3118 <__bss_end__@@Base+0xff3cd964> │ │ │ │ @@ -241058,15 +241058,15 @@ │ │ │ │ strmi pc, [r4], -fp, lsr #29 │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ usat sl, #5, r0, lsl #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addmi r4, pc, r0 │ │ │ │ @ instruction: 0x001a87fc │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andeq r8, lr, r8, lsl r4 │ │ │ │ + andeq r8, lr, r4, lsl r4 │ │ │ │ andseq r8, sl, sl, asr #13 │ │ │ │ @ instruction: 0xfffdb271 │ │ │ │ @ instruction: 0xfffdb277 │ │ │ │ @ instruction: 0xfffdb27d │ │ │ │ @ instruction: 0xfff149c1 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec58e24 <__bss_end__@@Base+0xfe953670> │ │ │ │ @@ -242619,15 +242619,15 @@ │ │ │ │ bvs ff7ef8dc <__bss_end__@@Base+0xff4ea128> │ │ │ │ strle r0, [r1, #-1883] @ 0xfffff8a5 │ │ │ │ stclt 0, cr2, [r8, #-0] │ │ │ │ @ instruction: 0xf6434a03 │ │ │ │ vmla.f d20, d16, d1[6] │ │ │ │ ldrbtmi r6, [sl], #-256 @ 0xffffff00 │ │ │ │ @ instruction: 0xf900f713 │ │ │ │ - andeq r5, sp, sl, asr r4 │ │ │ │ + andeq r5, sp, r6, asr r4 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec5a674 <__bss_end__@@Base+0xfe954ec0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmib r0, {r4, r5, r6, r7, r8, r9, sl, fp}^ │ │ │ │ bne febcc8c0 <__bss_end__@@Base+0xfe8c710c> │ │ │ │ strmi sp, [r4], -sl, rrx │ │ │ │ andeq pc, r8, r3, lsr #3 │ │ │ │ @@ -242687,30 +242687,30 @@ │ │ │ │ cmnpcs r1, r4, asr #12 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf86af713 │ │ │ │ @ instruction: 0xf64a4a04 │ │ │ │ vsra.s64 q11, , #64 │ │ │ │ strtmi r6, [r0], -r0, lsl #2 │ │ │ │ @ instruction: 0xf713447a │ │ │ │ svclt 0x0000f879 │ │ │ │ - andeq r5, sp, ip, lsr fp │ │ │ │ + andeq r5, sp, r8, lsr fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fec5a784 <__bss_end__@@Base+0xfe954fd0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcvs 15, cr0, [r2], {248} @ 0xf8 │ │ │ │ teqlt sl, r3, lsl #12 │ │ │ │ smmlseq r2, r2, sl, r6 │ │ │ │ tstcs r0, r4, lsl #10 │ │ │ │ blx 41552 │ │ │ │ stclt 0, cr2, [r8, #-4] │ │ │ │ @ instruction: 0xf6434a04 │ │ │ │ vmla.f d20, d16, d1[6] │ │ │ │ ldrmi r6, [r8], -r0, lsl #2 │ │ │ │ @ instruction: 0xf713447a │ │ │ │ svclt 0x0000f85b │ │ │ │ - andeq r5, sp, r0, lsl r3 │ │ │ │ + andeq r5, sp, ip, lsl #6 │ │ │ │ svcmi 0x00f8e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d8f8cc │ │ │ │ strmi r6, [r5], -r4, lsl #16 │ │ │ │ @ instruction: 0x6c616b63 │ │ │ │ bne ff35e45c <__bss_end__@@Base+0xff058ca8> │ │ │ │ @@ -242838,15 +242838,15 @@ │ │ │ │ vmla.f d20, d16, d1[2] │ │ │ │ strtmi r3, [r0], -r0, lsl #2 │ │ │ │ @ instruction: 0xf712447a │ │ │ │ qsaxmi pc, r0, r1 @ │ │ │ │ @ instruction: 0xf80df713 │ │ │ │ @ instruction: 0xf7134620 │ │ │ │ @ instruction: 0xe705f8b5 │ │ │ │ - andeq r5, sp, r4, lsr sl │ │ │ │ + andeq r5, sp, r0, lsr sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec5a9e0 <__bss_end__@@Base+0xfe95522c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmib r0, {r4, r5, r6, r7, r8, r9, sl, fp}^ │ │ │ │ @ instruction: 0x46043210 │ │ │ │ svclt 0x00184293 │ │ │ │ tstle fp, r0, lsl #22 │ │ │ │ @@ -242886,15 +242886,15 @@ │ │ │ │ ldrbtmi r4, [sl], #-1568 @ 0xfffff9e0 │ │ │ │ mrc2 7, 7, pc, cr4, cr2, {0} │ │ │ │ @ instruction: 0x41b4f44f │ │ │ │ @ instruction: 0xf7124620 │ │ │ │ qsaxmi pc, r0, r9 @ │ │ │ │ mvnne pc, r5, asr #12 │ │ │ │ @ instruction: 0xff54f712 │ │ │ │ - andeq r4, sp, r2, asr #28 │ │ │ │ + andeq r4, sp, lr, lsr lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec5aaa0 <__bss_end__@@Base+0xfe9552ec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcvs 15, cr0, [r3], {248} @ 0xf8 │ │ │ │ @ instruction: 0xb32b4604 │ │ │ │ smmlseq fp, fp, sl, r6 │ │ │ │ tstcs r0, r2, lsr #10 │ │ │ │ @@ -242920,16 +242920,16 @@ │ │ │ │ strtmi r6, [r0], -r0, lsl #2 │ │ │ │ @ instruction: 0xf712447a │ │ │ │ bmi 2833c8 │ │ │ │ msrvc SP_fiq, r6 │ │ │ │ smlabtcc r0, r0, r2, pc @ │ │ │ │ ldrbtmi r4, [sl], #-1568 @ 0xfffff9e0 │ │ │ │ mcr2 7, 5, pc, cr6, cr2, {0} @ │ │ │ │ - @ instruction: 0x000d4fb8 │ │ │ │ - muleq sp, r2, r2 │ │ │ │ + @ instruction: 0x000d4fb4 │ │ │ │ + andeq r5, sp, lr, lsl #5 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec5ab2c <__bss_end__@@Base+0xfe955378> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi c47894 <__bss_end__@@Base+0x9420e0> │ │ │ │ blmi c6fb50 <__bss_end__@@Base+0x96a39c> │ │ │ │ ldrbtmi r4, [sl], #-1541 @ 0xfffff9fb │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @@ -242974,15 +242974,15 @@ │ │ │ │ vmla.f d20, d16, d1[6] │ │ │ │ strtmi r6, [r8], -r0, lsl #2 │ │ │ │ @ instruction: 0xf712447a │ │ │ │ svclt 0x0000fe41 │ │ │ │ andseq r6, sl, r6, ror #14 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x001a66fe │ │ │ │ - ldrdeq r4, [sp], -ip │ │ │ │ + ldrdeq r4, [sp], -r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec5ac00 <__bss_end__@@Base+0xfe95544c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmib r0, {r3, r4, r5, r6, r7, r8, r9, sl, fp}^ │ │ │ │ addmi r2, sl, #16, 2 │ │ │ │ bcs 133670 │ │ │ │ movwcs fp, #7956 @ 0x1f14 │ │ │ │ @@ -243010,15 +243010,15 @@ │ │ │ │ ldrb r2, [r5, r1, lsl #6] │ │ │ │ mvnne pc, r5, asr #12 │ │ │ │ mcr2 7, 3, pc, cr4, cr2, {0} @ │ │ │ │ vpmax.s8 d20, d14, d3 │ │ │ │ vaddw.s8 , q0, d29 │ │ │ │ ldrbtmi r3, [sl], #-256 @ 0xffffff00 │ │ │ │ ldc2l 7, cr15, [r2, #72]! @ 0x48 │ │ │ │ - andeq r4, sp, lr, lsr ip │ │ │ │ + andeq r4, sp, sl, lsr ip │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec5ac90 <__bss_end__@@Base+0xfe9554dc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcvs 15, cr0, [r3], {240} @ 0xf0 │ │ │ │ blcs 1152ac │ │ │ │ addhi pc, r5, r0 │ │ │ │ smmlseq fp, fp, sl, r6 │ │ │ │ @@ -243088,19 +243088,19 @@ │ │ │ │ @ instruction: 0xf7e24620 │ │ │ │ strmi pc, [r6], -pc, lsl #24 │ │ │ │ bmi 33da28 <__bss_end__@@Base+0x38274> │ │ │ │ mvnmi pc, r3, asr #12 │ │ │ │ smlabtvs r0, r0, r2, pc @ │ │ │ │ ldrbtmi r4, [sl], #-1568 @ 0xfffff9e0 │ │ │ │ ldc2l 7, cr15, [r6, #-72] @ 0xffffffb8 │ │ │ │ - andeq r5, sp, r6, lsr r7 │ │ │ │ - andeq r5, sp, r8, lsl r7 │ │ │ │ - andeq r5, lr, sl, lsr #2 │ │ │ │ - andeq r5, sp, sl, lsr r3 │ │ │ │ - andeq r4, sp, r6, lsl #26 │ │ │ │ + andeq r5, sp, r2, lsr r7 │ │ │ │ + andeq r5, sp, r4, lsl r7 │ │ │ │ + andeq r5, lr, r6, lsr #2 │ │ │ │ + andeq r5, sp, r6, lsr r3 │ │ │ │ + andeq r4, sp, r2, lsl #26 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ addlt r6, r5, r3, lsl #25 │ │ │ │ blcs 1153f8 │ │ │ │ orrhi pc, sp, r0 │ │ │ │ @@ -243303,19 +243303,19 @@ │ │ │ │ @ instruction: 0xf6464620 │ │ │ │ @ instruction: 0xf71271d2 │ │ │ │ bmi 34305c <__bss_end__@@Base+0x3d8a8> │ │ │ │ mvnmi pc, r3, asr #12 │ │ │ │ smlabtvs r0, r0, r2, pc @ │ │ │ │ ldrbtmi r4, [sl], #-1568 @ 0xfffff9e0 │ │ │ │ blx feb41b62 <__bss_end__@@Base+0xfe83c3ae> │ │ │ │ - muleq lr, r0, pc @ │ │ │ │ - andeq r5, lr, r2, ror #30 │ │ │ │ - andeq r5, lr, r8, lsr pc │ │ │ │ - andeq r4, sp, r4, lsr #21 │ │ │ │ - andeq r4, sp, sl, lsr #19 │ │ │ │ + andeq r5, lr, ip, lsl #31 │ │ │ │ + andeq r5, lr, lr, asr pc │ │ │ │ + andeq r5, lr, r4, lsr pc │ │ │ │ + andeq r4, sp, r0, lsr #21 │ │ │ │ + andeq r4, sp, r6, lsr #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec5b134 <__bss_end__@@Base+0xfe955980> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcvs 15, cr0, [r3], {248} @ 0xf8 │ │ │ │ mvnsvc pc, pc, asr #12 │ │ │ │ stccs 8, cr15, [r2], {51} @ 0x33 │ │ │ │ andsle r4, sl, sl, lsl #5 │ │ │ │ @@ -243342,15 +243342,15 @@ │ │ │ │ svclt 0x003f42a3 │ │ │ │ @ instruction: 0xf1032100 │ │ │ │ @ instruction: 0xf6cf0408 │ │ │ │ andcs r7, r0, #1073741884 @ 0x4000003c │ │ │ │ @ instruction: 0xf645d3e4 │ │ │ │ @ instruction: 0xf7122134 │ │ │ │ svclt 0x0000fbc5 │ │ │ │ - @ instruction: 0x000d4cba │ │ │ │ + @ instruction: 0x000d4cb6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec5b1c0 <__bss_end__@@Base+0xfe955a0c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcvs 15, cr0, [r3], {248} @ 0xf8 │ │ │ │ mvnsvc pc, pc, asr #12 │ │ │ │ stccs 8, cr15, [r2], {51} @ 0x33 │ │ │ │ andsle r4, sl, sl, lsl #5 │ │ │ │ @@ -243374,15 +243374,15 @@ │ │ │ │ vbic.i32 d21, #13 @ 0x0000000d │ │ │ │ ldrbtmi r6, [sl], #-256 @ 0xffffff00 │ │ │ │ blx 9c1c6e <__bss_end__@@Base+0x6bc4ba> │ │ │ │ adcmi r6, r3, #163840 @ 0x28000 │ │ │ │ @ instruction: 0xf645d3e5 │ │ │ │ @ instruction: 0xf7122134 │ │ │ │ svclt 0x0000fb85 │ │ │ │ - andeq r4, sp, lr, lsr #24 │ │ │ │ + andeq r4, sp, sl, lsr #24 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec5b240 <__bss_end__@@Base+0xfe955a8c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 1007fc8 <__bss_end__@@Base+0xd02814> │ │ │ │ blmi 103025c <__bss_end__@@Base+0xd2aaa8> │ │ │ │ mvnsvc pc, pc, asr #12 │ │ │ │ @ instruction: 0x4605447a │ │ │ │ @@ -243442,15 +243442,15 @@ │ │ │ │ movwcc r6, #6450 @ 0x1932 │ │ │ │ rsbsvs r6, r3, r6, lsl #5 │ │ │ │ ldr r6, [r0, r2, asr #6]! │ │ │ │ b 20c1d7c <__bss_end__@@Base+0x1dbc5c8> │ │ │ │ andseq r6, sl, r0, asr r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r6, sl, r4 │ │ │ │ - andeq r4, sp, r6, lsl #23 │ │ │ │ + andeq r4, sp, r2, lsl #23 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec5b350 <__bss_end__@@Base+0xfe955b9c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46050ff0 │ │ │ │ biceq pc, ip, #208, 16 @ 0xd00000 │ │ │ │ bicsvs pc, r0, #13959168 @ 0xd50000 │ │ │ │ bl fe94af70 <__bss_end__@@Base+0xfe6457bc> │ │ │ │ @@ -243483,15 +243483,15 @@ │ │ │ │ stmdavs r8!, {r0, r2, r3, r4, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ ldc2l 7, cr15, [r5], #-72 @ 0xffffffb8 │ │ │ │ vpmax.s8 d20, d1, d4 │ │ │ │ vmla.f d18, d0, d1[7] │ │ │ │ stmdavs r8!, {r0, r8, ip, sp} │ │ │ │ @ instruction: 0xf712447a │ │ │ │ svclt 0x0000fa41 │ │ │ │ - andeq r4, sp, r4, lsl #16 │ │ │ │ + andeq r4, sp, r0, lsl #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec5b3f4 <__bss_end__@@Base+0xfe955c40> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ mcrrvs 15, 15, r0, r4, cr8 │ │ │ │ addsmi r6, r4, #133120 @ 0x20800 │ │ │ │ stcvs 2, cr13, [r2], {34} @ 0x22 │ │ │ │ tstpeq r8, r4, lsl #2 @ p-variant is OBSOLETE │ │ │ │ @@ -243514,15 +243514,15 @@ │ │ │ │ biccs pc, r2, r5, asr #12 │ │ │ │ blx 1ec1e98 <__bss_end__@@Base+0x1bbc6e4> │ │ │ │ @ instruction: 0xf6454a04 │ │ │ │ vsra.s64 q9, , #64 │ │ │ │ ldrmi r6, [r8], -r0, lsl #2 │ │ │ │ @ instruction: 0xf712447a │ │ │ │ svclt 0x0000fa03 │ │ │ │ - strdeq r4, [sp], -r8 │ │ │ │ + strdeq r4, [sp], -r4 @ │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e0f8cc │ │ │ │ stmdavs fp, {r1, r2, r3, r4, r9, sl, lr} │ │ │ │ strmi r6, [r5], -r7, lsl #16 │ │ │ │ blcs 155ad4 │ │ │ │ @@ -243764,25 +243764,25 @@ │ │ │ │ andhi pc, r0, pc, lsr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ teqmi r0, #0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mvngt r0, r0 │ │ │ │ @ instruction: 0xffc00000 │ │ │ │ ldrshmi pc, [pc, #255] @ 10474b @ │ │ │ │ - ldrdeq r4, [sp], -r6 │ │ │ │ - andeq r4, sp, sl, ror r4 │ │ │ │ - muleq sp, r4, ip │ │ │ │ - andeq r4, sp, r6, asr r4 │ │ │ │ - andeq r4, sp, r0, ror ip │ │ │ │ - andeq r4, sp, r0, asr ip │ │ │ │ - andeq r4, sp, lr, lsr ip │ │ │ │ - andeq r4, sp, ip, lsr #24 │ │ │ │ - andeq r4, sp, lr, ror #7 │ │ │ │ - andeq r4, sp, r8, lsl #24 │ │ │ │ - strdeq r4, [sp], -r6 │ │ │ │ + ldrdeq r4, [sp], -r2 │ │ │ │ + andeq r4, sp, r6, ror r4 │ │ │ │ + muleq sp, r0, ip │ │ │ │ + andeq r4, sp, r2, asr r4 │ │ │ │ + andeq r4, sp, ip, ror #24 │ │ │ │ + andeq r4, sp, ip, asr #24 │ │ │ │ + andeq r4, sp, sl, lsr ip │ │ │ │ + andeq r4, sp, r8, lsr #24 │ │ │ │ + andeq r4, sp, sl, ror #7 │ │ │ │ + andeq r4, sp, r4, lsl #24 │ │ │ │ + strdeq r4, [sp], -r2 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec5b880 <__bss_end__@@Base+0xfe9560cc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdbvs r4, {r3, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ strmi fp, [r5], -r2, lsl #1 │ │ │ │ svclt 0x002c1866 │ │ │ │ movwcs r2, #769 @ 0x301 │ │ │ │ @@ -243800,16 +243800,16 @@ │ │ │ │ blmi 2b3c84 │ │ │ │ bmi 28cae0 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ @ instruction: 0xf647447a │ │ │ │ stmdavs r0, {r1, r3, r4, r6, r8, r9} │ │ │ │ blx fe942650 <__bss_end__@@Base+0xfe63ce9c> │ │ │ │ svclt 0x0000e7df │ │ │ │ - andeq r4, sp, r4, ror #22 │ │ │ │ - @ instruction: 0x000d3fb0 │ │ │ │ + andeq r4, sp, r0, ror #22 │ │ │ │ + andeq r3, sp, ip, lsr #31 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e8f8cc │ │ │ │ @ instruction: 0xf04f6804 │ │ │ │ @ instruction: 0x460631ff │ │ │ │ @ instruction: 0xf7ef4620 │ │ │ │ @@ -244119,19 +244119,19 @@ │ │ │ │ @ instruction: 0xffe00000 │ │ │ │ strdmi pc, [pc, #255] @ 104cc3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mvnsgt r0, r0 │ │ │ │ andseq r5, sl, r0, asr #16 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r5, sl, r6, asr #15 │ │ │ │ - andeq r4, sp, sl, lsr #18 │ │ │ │ - andeq r3, sp, r6, ror sp │ │ │ │ + andeq r4, sp, r6, lsr #18 │ │ │ │ + andeq r3, sp, r2, ror sp │ │ │ │ andseq r5, sl, ip, lsl #15 │ │ │ │ - andeq r4, lr, r6, lsl #4 │ │ │ │ - andeq r4, sp, sl, ror #3 │ │ │ │ + andeq r4, lr, r2, lsl #4 │ │ │ │ + andeq r4, sp, r6, ror #3 │ │ │ │ tstpeq r1, pc, rrx @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf7de6820 │ │ │ │ @ instruction: 0x4620fb1f │ │ │ │ mcr2 7, 1, pc, cr4, cr15, {7} @ │ │ │ │ @ instruction: 0xf7ff4620 │ │ │ │ ldclne 14, cr15, [r3], #-132 @ 0xffffff7c │ │ │ │ rsbsle r3, pc, r1, lsl #12 │ │ │ │ @@ -244213,17 +244213,17 @@ │ │ │ │ bmi 33ec9c <__bss_end__@@Base+0x394e8> │ │ │ │ msreq SPSR_fiq, r7 │ │ │ │ smlabtcc r0, r0, r2, pc @ │ │ │ │ @ instruction: 0xf711447a │ │ │ │ mulls r5, r1, ip │ │ │ │ ldc2l 7, cr15, [r8, #68]! @ 0x44 │ │ │ │ ldrbt r9, [r5], r5, lsl #16 │ │ │ │ - andeq r4, sp, lr, lsl r5 │ │ │ │ - andeq r3, sp, sl, ror #18 │ │ │ │ - ldrdeq r4, [sp], -r4 @ │ │ │ │ + andeq r4, sp, sl, lsl r5 │ │ │ │ + andeq r3, sp, r6, ror #18 │ │ │ │ + ldrdeq r4, [sp], -r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec5bf64 <__bss_end__@@Base+0xfe9567b0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi d88c8c <__bss_end__@@Base+0xa834d8> │ │ │ │ blmi db0f9c <__bss_end__@@Base+0xaab7e8> │ │ │ │ ldrbtmi r2, [sl], #-2304 @ 0xfffff700 │ │ │ │ strmi fp, [sp], -r8, lsr #31 │ │ │ │ @@ -244362,26 +244362,26 @@ │ │ │ │ bmi 54d3a4 <__bss_end__@@Base+0x247bf0> │ │ │ │ ldrbtmi r6, [fp], #-2080 @ 0xfffff7e0 │ │ │ │ movwls r4, #1146 @ 0x47a │ │ │ │ bicscs pc, r1, #74448896 @ 0x4700000 │ │ │ │ mrc2 7, 1, pc, cr14, cr13, {6} │ │ │ │ andne lr, r1, #212, 18 @ 0x350000 │ │ │ │ svclt 0x0000e7b8 │ │ │ │ - andeq r4, sp, lr, lsl #7 │ │ │ │ - andeq r3, sp, r8, asr #15 │ │ │ │ - andeq r4, sp, sl, lsl r3 │ │ │ │ - andeq r3, sp, r4, asr r7 │ │ │ │ - andeq r4, sp, r0, lsl #6 │ │ │ │ - andeq r3, sp, sl, lsr r7 │ │ │ │ - andeq r4, sp, r6, ror #5 │ │ │ │ - andeq r3, sp, r0, lsr #14 │ │ │ │ - andeq r4, sp, ip, asr #5 │ │ │ │ - andeq r3, sp, r6, lsl #14 │ │ │ │ - @ instruction: 0x000d42b2 │ │ │ │ - andeq r3, sp, ip, ror #13 │ │ │ │ + andeq r4, sp, sl, lsl #7 │ │ │ │ + andeq r3, sp, r4, asr #15 │ │ │ │ + andeq r4, sp, r6, lsl r3 │ │ │ │ + andeq r3, sp, r0, asr r7 │ │ │ │ + strdeq r4, [sp], -ip │ │ │ │ + andeq r3, sp, r6, lsr r7 │ │ │ │ + andeq r4, sp, r2, ror #5 │ │ │ │ + andeq r3, sp, ip, lsl r7 │ │ │ │ + andeq r4, sp, r8, asr #5 │ │ │ │ + andeq r3, sp, r2, lsl #14 │ │ │ │ + andeq r4, sp, lr, lsr #5 │ │ │ │ + andeq r3, sp, r8, ror #13 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec5c1dc <__bss_end__@@Base+0xfe956a28> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmib r0, {r3, r5, r6, r7, r8, r9, sl, fp}^ │ │ │ │ addlt r3, r2, r2, lsl #4 │ │ │ │ strmi r4, [sp], -r4, lsl #12 │ │ │ │ mlale ip, sl, r2, r4 │ │ │ │ @@ -244417,20 +244417,20 @@ │ │ │ │ tstcs r6, sl, lsl #22 │ │ │ │ strcs r4, [r0], -sl, lsl #20 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ @ instruction: 0xf647447a │ │ │ │ stmdavs r0!, {r0, r4, r6, r7, r8, r9, sp} │ │ │ │ stc2l 7, cr15, [lr, #884] @ 0x374 │ │ │ │ svclt 0x0000e7d9 │ │ │ │ - andeq r4, sp, sl, lsr r2 │ │ │ │ - andeq r3, sp, r2, ror r6 │ │ │ │ - strdeq r4, [sp], -r0 │ │ │ │ - andeq r3, sp, r8, lsr #12 │ │ │ │ - ldrdeq r4, [sp], -r4 @ │ │ │ │ - andeq r3, sp, ip, lsl #12 │ │ │ │ + andeq r4, sp, r6, lsr r2 │ │ │ │ + andeq r3, sp, lr, ror #12 │ │ │ │ + andeq r4, sp, ip, ror #3 │ │ │ │ + andeq r3, sp, r4, lsr #12 │ │ │ │ + ldrdeq r4, [sp], -r0 │ │ │ │ + andeq r3, sp, r8, lsl #12 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ strmi fp, [r7], -r5, lsl #1 │ │ │ │ and r4, pc, sp, lsl #12 │ │ │ │ @@ -244513,19 +244513,19 @@ │ │ │ │ @ instruction: 0xf7e64ff0 │ │ │ │ blmi 373828 <__bss_end__@@Base+0x6e074> │ │ │ │ vmax.s8 d20, d5, d26 │ │ │ │ ldrbtmi r0, [fp], #-450 @ 0xfffffe3e │ │ │ │ ldc2 7, cr15, [r7], {17} │ │ │ │ blx fe942e42 <__bss_end__@@Base+0xfe63d68e> │ │ │ │ svclt 0x0000e764 │ │ │ │ - andeq r4, sp, r0, asr #2 │ │ │ │ - andeq r3, sp, r2, ror r5 │ │ │ │ - andeq r3, sp, r4, asr #10 │ │ │ │ - andeq r4, sp, r6, ror r0 │ │ │ │ - andeq r4, sp, r6, lsr #13 │ │ │ │ + andeq r4, sp, ip, lsr r1 │ │ │ │ + andeq r3, sp, lr, ror #10 │ │ │ │ + andeq r3, sp, r0, asr #10 │ │ │ │ + andeq r4, sp, r2, ror r0 │ │ │ │ + andeq r4, sp, r2, lsr #13 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec5c41c <__bss_end__@@Base+0xfe956c68> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf0010fe8 │ │ │ │ @ instruction: 0x4604011f │ │ │ │ stmdavs r0, {r1, r7, ip, sp, pc} │ │ │ │ ldmdbcs r7, {r0, r2, r4, r9, sl, lr} │ │ │ │ @@ -244670,26 +244670,26 @@ │ │ │ │ @ instruction: 0xf711210b │ │ │ │ @ instruction: 0xf645f96f │ │ │ │ @ instruction: 0xf7112134 │ │ │ │ svclt 0x0000f96b │ │ │ │ andhi pc, r0, pc, lsr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mvnsmi r0, r0 │ │ │ │ - andeq r3, sp, r0, lsl #29 │ │ │ │ - @ instruction: 0x000d32b8 │ │ │ │ - andeq r3, sp, r4, ror #28 │ │ │ │ - muleq sp, ip, r2 │ │ │ │ - andeq r3, sp, sl, asr #28 │ │ │ │ - andeq r3, sp, r2, lsl #5 │ │ │ │ - andeq r3, sp, r2, lsr lr │ │ │ │ - andeq r3, sp, sl, ror #4 │ │ │ │ - andeq r3, sp, sl, lsl lr │ │ │ │ - andeq r3, sp, r2, asr r2 │ │ │ │ - strdeq r3, [sp], -sl │ │ │ │ - andeq r3, sp, r2, lsr r2 │ │ │ │ + andeq r3, sp, ip, ror lr │ │ │ │ + @ instruction: 0x000d32b4 │ │ │ │ + andeq r3, sp, r0, ror #28 │ │ │ │ + muleq sp, r8, r2 │ │ │ │ + andeq r3, sp, r6, asr #28 │ │ │ │ + andeq r3, sp, lr, ror r2 │ │ │ │ + andeq r3, sp, lr, lsr #28 │ │ │ │ + andeq r3, sp, r6, ror #4 │ │ │ │ + andeq r3, sp, r6, lsl lr │ │ │ │ + andeq r3, sp, lr, asr #4 │ │ │ │ + strdeq r3, [sp], -r6 │ │ │ │ + andeq r3, sp, lr, lsr #4 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00a8f8cc │ │ │ │ ssatcs pc, #13, pc, asr #17 @ │ │ │ │ @ instruction: 0xf8dfb090 │ │ │ │ strmi r3, [r4], -ip, lsr #13 │ │ │ │ @@ -245117,43 +245117,43 @@ │ │ │ │ ldrbtmi r4, [sl], #-1592 @ 0xfffff9c8 │ │ │ │ stc2 7, cr15, [r6, #64] @ 0x40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00100000 │ │ │ │ andseq r4, sl, r0, ror #23 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r4, sl, lr, ror fp │ │ │ │ - andeq r3, sp, r2, lsr #25 │ │ │ │ - ldrdeq r3, [sp], -sl │ │ │ │ + muleq sp, lr, ip │ │ │ │ + ldrdeq r3, [sp], -r6 │ │ │ │ andseq r4, sl, ip, ror #21 │ │ │ │ - andeq r3, sp, r0, lsl #24 │ │ │ │ - andeq r3, sp, sl, lsr r0 │ │ │ │ - andeq r4, lr, sl, ror r6 │ │ │ │ - andeq r3, sp, r0, lsr #22 │ │ │ │ - andeq r2, sp, sl, asr pc │ │ │ │ + strdeq r3, [sp], -ip │ │ │ │ + andeq r3, sp, r6, lsr r0 │ │ │ │ + andeq r4, lr, r6, ror r6 │ │ │ │ + andeq r3, sp, ip, lsl fp │ │ │ │ + andeq r2, sp, r6, asr pc │ │ │ │ andseq r4, sl, lr, asr r9 │ │ │ │ mulseq sl, ip, r7 │ │ │ │ - andeq r3, sp, r2, ror #17 │ │ │ │ - andeq r2, sp, sl, lsl sp │ │ │ │ - andeq r3, sp, r8, asr #17 │ │ │ │ - andeq r2, sp, r0, lsl #26 │ │ │ │ - andeq r3, sp, ip, lsr #17 │ │ │ │ - andeq r2, sp, r6, ror #25 │ │ │ │ - andeq r3, sp, ip, ror r8 │ │ │ │ - @ instruction: 0x000d2cb4 │ │ │ │ - muleq sp, r6, ip │ │ │ │ - andeq r3, sp, r8, asr r8 │ │ │ │ + ldrdeq r3, [sp], -lr │ │ │ │ + andeq r2, sp, r6, lsl sp │ │ │ │ + andeq r3, sp, r4, asr #17 │ │ │ │ + strdeq r2, [sp], -ip │ │ │ │ + andeq r3, sp, r8, lsr #17 │ │ │ │ + andeq r2, sp, r2, ror #25 │ │ │ │ + andeq r3, sp, r8, ror r8 │ │ │ │ + @ instruction: 0x000d2cb0 │ │ │ │ + muleq sp, r2, ip │ │ │ │ + andeq r3, sp, r4, asr r8 │ │ │ │ andseq r4, sl, r0, lsl #12 │ │ │ │ - andeq r3, sp, lr, ror #14 │ │ │ │ - andeq r2, sp, r8, lsr #23 │ │ │ │ - andeq r3, sp, sl, asr #14 │ │ │ │ - andeq r2, sp, r4, lsl #23 │ │ │ │ - andeq r3, sp, ip, lsr #14 │ │ │ │ - andeq r2, sp, r6, ror #22 │ │ │ │ - @ instruction: 0x000d36b8 │ │ │ │ - muleq sp, lr, r6 │ │ │ │ + andeq r3, sp, sl, ror #14 │ │ │ │ + andeq r2, sp, r4, lsr #23 │ │ │ │ + andeq r3, sp, r6, asr #14 │ │ │ │ + andeq r2, sp, r0, lsl #23 │ │ │ │ + andeq r3, sp, r8, lsr #14 │ │ │ │ + andeq r2, sp, r2, ror #22 │ │ │ │ + @ instruction: 0x000d36b4 │ │ │ │ + muleq sp, sl, r6 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec5cdec <__bss_end__@@Base+0xfe957638> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi d89ad4 <__bss_end__@@Base+0xa84320> │ │ │ │ blmi db1e2c <__bss_end__@@Base+0xaac678> │ │ │ │ ldrbtmi r2, [sl], #-2304 @ 0xfffff700 │ │ │ │ strmi fp, [lr], -r8, lsr #31 │ │ │ │ @@ -245202,16 +245202,16 @@ │ │ │ │ @ instruction: 0xf7104620 │ │ │ │ ldrb pc, [r1, r7, asr #28] @ │ │ │ │ @ instruction: 0xf644460a │ │ │ │ @ instruction: 0xf7102125 │ │ │ │ svclt 0x0000fcbf │ │ │ │ andseq r4, sl, r6, lsr #9 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andeq r3, sp, sl, ror #11 │ │ │ │ - andeq r2, sp, lr, lsl #20 │ │ │ │ + andeq r3, sp, r6, ror #11 │ │ │ │ + andeq r2, sp, sl, lsl #20 │ │ │ │ andseq r4, sl, ip, lsl r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fec5ced8 <__bss_end__@@Base+0xfe957724> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf04f0ff8 │ │ │ │ @ instruction: 0xf7ff31ff │ │ │ │ andcs pc, r1, pc, ror pc @ │ │ │ │ @@ -245251,16 +245251,16 @@ │ │ │ │ svcvc 0x0030f413 │ │ │ │ strb sp, [r3, ip, ror #3]! │ │ │ │ vpmax.s8 d20, d0, d5 │ │ │ │ vaddw.s8 q10, q0, d28 │ │ │ │ strtmi r6, [r0], -r1, lsl #2 │ │ │ │ @ instruction: 0xf710447a │ │ │ │ svclt 0x0000fc71 │ │ │ │ - andeq r2, lr, r2, lsl #30 │ │ │ │ - andeq r3, sp, r0, asr #7 │ │ │ │ + strdeq r2, [lr], -lr │ │ │ │ + @ instruction: 0x000d33bc │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec5cf98 <__bss_end__@@Base+0xfe9577e4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi fed89d00 <__bss_end__@@Base+0xfea8454c> │ │ │ │ blmi fed975dc <__bss_end__@@Base+0xfea91e28> │ │ │ │ ldrbtmi fp, [sl], #-133 @ 0xffffff7b │ │ │ │ ldmpl r3, {r0, r2, r9, sl, lr}^ │ │ │ │ @@ -245564,15 +245564,15 @@ │ │ │ │ @ instruction: 0xf7f64620 │ │ │ │ @ instruction: 0xe7effa13 │ │ │ │ vpmax.s8 d20, d6, d4 │ │ │ │ vbic.i32 d22, #12 @ 0x0000000c │ │ │ │ strtmi r3, [r0], -r0, lsl #2 │ │ │ │ @ instruction: 0xf710447a │ │ │ │ svclt 0x0000f9ff │ │ │ │ - andeq r2, sp, r4, asr #18 │ │ │ │ + andeq r2, sp, r0, asr #18 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ addlt r2, r5, r1, lsl #2 │ │ │ │ @ instruction: 0xf7dd4604 │ │ │ │ @ instruction: 0xf04ffad7 │ │ │ │ @@ -245964,15 +245964,15 @@ │ │ │ │ ldrbtmi r4, [sl], #-1568 @ 0xfffff9e0 │ │ │ │ cdp2 7, 14, cr15, cr8, cr15, {0} │ │ │ │ @ instruction: 0xf6444620 │ │ │ │ @ instruction: 0xf70f2171 │ │ │ │ strtmi pc, [r0], -fp, asr #29 │ │ │ │ teqpcs r4, r5, asr #12 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xff48f70f │ │ │ │ - andeq r2, sp, r6, lsl r3 │ │ │ │ + andeq r2, sp, r2, lsl r3 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ addlt r4, r5, r6, ror #20 │ │ │ │ strmi r4, [r4], -r6, ror #22 │ │ │ │ tstcs r1, sl, ror r4 │ │ │ │ @@ -246075,15 +246075,15 @@ │ │ │ │ andcs pc, r2, #1904 @ 0x770 │ │ │ │ @ instruction: 0xf6444620 │ │ │ │ @ instruction: 0xf70f2125 │ │ │ │ svclt 0x0000fdef │ │ │ │ @ instruction: 0x001a37d8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x001a36b0 │ │ │ │ - andeq r2, sp, r6, ror r1 │ │ │ │ + andeq r2, sp, r2, ror r1 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c0f8cc │ │ │ │ addlt r4, r7, r1, lsl #21 │ │ │ │ strmi r4, [r4], -r1, lsl #23 │ │ │ │ stcvs 4, cr4, [r6], {122} @ 0x7a │ │ │ │ @@ -246213,15 +246213,15 @@ │ │ │ │ @ instruction: 0xf70f2125 │ │ │ │ @ instruction: 0x4620fcdf │ │ │ │ teqpcs r4, r5, asr #12 @ p-variant is OBSOLETE │ │ │ │ ldc2l 7, cr15, [ip, #-60] @ 0xffffffc4 │ │ │ │ andseq r3, sl, ip, lsl r6 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ mulseq sl, ip, r4 │ │ │ │ - andeq r1, sp, ip, asr #30 │ │ │ │ + andeq r1, sp, r8, asr #30 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d8f8cc │ │ │ │ addlt r6, r2, r6, lsl #25 │ │ │ │ cmplt lr, r4, lsl #12 │ │ │ │ blcs 120f7c │ │ │ │ @@ -246472,15 +246472,15 @@ │ │ │ │ blx ff7c4cc0 <__bss_end__@@Base+0xff4bf50c> │ │ │ │ @ instruction: 0xf6454620 │ │ │ │ @ instruction: 0xf70f2134 │ │ │ │ svclt 0x0000fb57 │ │ │ │ andseq r3, sl, ip, lsr #4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r3, sl, ip, lsr #1 │ │ │ │ - andeq r1, lr, r6, lsr ip │ │ │ │ + andeq r1, lr, r2, lsr ip │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e0f8cc │ │ │ │ @ instruction: 0xc710e9d0 │ │ │ │ mvnsvc pc, #82837504 @ 0x4f00000 │ │ │ │ bl fead88cc <__bss_end__@@Base+0xfe7d3118> │ │ │ │ @@ -246577,16 +246577,16 @@ │ │ │ │ bmi 305aac <__bss_end__@@Base+0x2f8> │ │ │ │ tstpeq r1, r6, asr #12 @ p-variant is OBSOLETE │ │ │ │ smlabtcc r0, r0, r2, pc @ │ │ │ │ @ instruction: 0xf70f447a │ │ │ │ @ instruction: 0x4620fa19 │ │ │ │ teqpcs r4, r5, asr #12 @ p-variant is OBSOLETE │ │ │ │ blx 20c4e7c <__bss_end__@@Base+0x1dbf6c8> │ │ │ │ - andeq r1, sp, r8, lsl #19 │ │ │ │ - andeq r1, sp, r8, ror r9 │ │ │ │ + andeq r1, sp, r4, lsl #19 │ │ │ │ + andeq r1, sp, r4, ror r9 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c0f8cc │ │ │ │ addlt r6, r7, r3, lsl #25 │ │ │ │ ldrmi r4, [r8], r4, lsl #12 │ │ │ │ ldmvs sl, {r0, r1, r3, r6, r8, ip, sp, pc} │ │ │ │ @@ -247337,17 +247337,17 @@ │ │ │ │ @ instruction: 0xf6444620 │ │ │ │ @ instruction: 0xf70e2125 │ │ │ │ blmi 2c6e64 │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ vmax.s8 d20, d5, d16 │ │ │ │ ldrbtmi r0, [fp], #-450 @ 0xfffffe3e │ │ │ │ cdp2 7, 8, cr15, cr3, cr14, {0} │ │ │ │ - andeq r1, sp, ip, lsl #3 │ │ │ │ + andeq r1, sp, r8, lsl #3 │ │ │ │ andeq r9, ip, ip, ror #9 │ │ │ │ - andeq r1, sp, lr, ror sl │ │ │ │ + andeq r1, sp, sl, ror sl │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e0f8cc │ │ │ │ strmi r6, [r5], -r4, lsl #16 │ │ │ │ strmi fp, [pc], -r2, lsl #1 │ │ │ │ ldrmi r4, [r6], -r0, lsr #12 │ │ │ │ @@ -247685,17 +247685,17 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0xfff00000 @ IMB │ │ │ │ andeq r0, r0, r0 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ andseq r2, sl, r0, asr #2 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ ldrsbeq r2, [sl], -r6 │ │ │ │ - strdeq r0, [sp], -sl │ │ │ │ - andeq r0, sp, r8, ror #29 │ │ │ │ - ldrdeq r0, [sp], -r6 │ │ │ │ + strdeq r0, [sp], -r6 │ │ │ │ + andeq r0, sp, r4, ror #29 │ │ │ │ + ldrdeq r0, [sp], -r2 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d8f8cc │ │ │ │ addlt r4, r4, r8, lsr sp │ │ │ │ @ instruction: 0x46984c38 │ │ │ │ stmdbpl ip!, {r0, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ @@ -248184,31 +248184,31 @@ │ │ │ │ @ instruction: 0x4630fdfd │ │ │ │ mvnsne pc, r5, asr #12 │ │ │ │ ldc2l 7, cr15, [r8, #52]! @ 0x34 │ │ │ │ @ instruction: 0xf70d4630 │ │ │ │ ldr pc, [r6, #-3829]! @ 0xfffff10b │ │ │ │ andseq r1, sl, r8, ror #23 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - muleq lr, lr, r8 │ │ │ │ - andeq r1, lr, sl, asr #16 │ │ │ │ + muleq lr, sl, r8 │ │ │ │ + andeq r1, lr, r6, asr #16 │ │ │ │ andseq r1, sl, lr, ror #22 │ │ │ │ - andeq r0, lr, r6, ror r6 │ │ │ │ - andeq r0, lr, r4, ror r6 │ │ │ │ - andeq r1, lr, r6, ror #14 │ │ │ │ - andeq r1, lr, r4, asr #14 │ │ │ │ - strdeq r0, [lr], -sl │ │ │ │ - andeq r0, lr, r0, ror #11 │ │ │ │ - muleq lr, lr, r6 │ │ │ │ - andeq r2, lr, lr, lsr #13 │ │ │ │ - @ instruction: 0x000e14b4 │ │ │ │ - andeq r1, lr, r6, lsr #9 │ │ │ │ - andeq r1, lr, r2, lsr r4 │ │ │ │ + andeq r0, lr, r2, ror r6 │ │ │ │ + andeq r0, lr, r0, ror r6 │ │ │ │ + andeq r1, lr, r2, ror #14 │ │ │ │ + andeq r1, lr, r0, asr #14 │ │ │ │ + strdeq r0, [lr], -r6 │ │ │ │ + ldrdeq r0, [lr], -ip │ │ │ │ + muleq lr, sl, r6 │ │ │ │ + andeq r2, lr, sl, lsr #13 │ │ │ │ + @ instruction: 0x000e14b0 │ │ │ │ + andeq r1, lr, r2, lsr #9 │ │ │ │ + andeq r1, lr, lr, lsr #8 │ │ │ │ @ instruction: 0x000c37b2 │ │ │ │ - andeq r0, sp, r8, ror #13 │ │ │ │ - ldrdeq r0, [sp], -r6 │ │ │ │ + andeq r0, sp, r4, ror #13 │ │ │ │ + ldrdeq r0, [sp], -r2 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec5fda8 <__bss_end__@@Base+0xfe95a5f4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strmi r0, [ip], -r8, lsr #31 │ │ │ │ @ instruction: 0x461e4950 │ │ │ │ ldrbtmi r4, [r9], #-2896 @ 0xfffff4b0 │ │ │ │ @ instruction: 0x4605b091 │ │ │ │ @@ -249089,21 +249089,21 @@ │ │ │ │ strcc r8, [r4, #-258]! @ 0xfffffefe │ │ │ │ @ instruction: 0xf04f46b3 │ │ │ │ @ instruction: 0xf1040a4c │ │ │ │ @ instruction: 0xf7ff070c │ │ │ │ svclt 0x0000bb9f │ │ │ │ andseq r1, sl, r4, ror r2 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andeq r2, lr, r0, lsr #32 │ │ │ │ - andeq pc, sp, r0, ror #23 │ │ │ │ + andeq r2, lr, ip, lsl r0 │ │ │ │ + ldrdeq pc, [sp], -ip │ │ │ │ andseq r0, sl, ip, asr #31 │ │ │ │ - andeq pc, ip, r6, asr lr @ │ │ │ │ - ldrdeq pc, [sp], -r6 │ │ │ │ - strdeq pc, [sp], -r4 │ │ │ │ - andeq pc, sp, sl, ror #9 │ │ │ │ + andeq pc, ip, r2, asr lr @ │ │ │ │ + ldrdeq pc, [sp], -r2 │ │ │ │ + strdeq pc, [sp], -r0 │ │ │ │ + andeq pc, sp, r6, ror #9 │ │ │ │ cmppvc ip, r4, lsl #10 @ p-variant is OBSOLETE │ │ │ │ movweq pc, #51412 @ 0xc8d4 @ │ │ │ │ @ instruction: 0xf7de2206 │ │ │ │ @ instruction: 0xf8d4fab3 │ │ │ │ @ instruction: 0xe72c1330 │ │ │ │ ldrtmi r3, [r3], r4, lsr #10 │ │ │ │ beq 18c5af4 <__bss_end__@@Base+0x15c0340> │ │ │ │ @@ -249451,25 +249451,25 @@ │ │ │ │ movweq pc, #51412 @ 0xc8d4 @ │ │ │ │ @ instruction: 0xf70c447a │ │ │ │ bmi 4c8dbc <__bss_end__@@Base+0x1c3608> │ │ │ │ @ instruction: 0x71acf640 │ │ │ │ smlabtpl r1, r0, r2, pc @ │ │ │ │ ldrbtmi r4, [sl], #-1576 @ 0xfffff9d8 │ │ │ │ blx fe947b5a <__bss_end__@@Base+0xfe6423a6> │ │ │ │ - @ instruction: 0x000ceeb4 │ │ │ │ - @ instruction: 0x000df1b0 │ │ │ │ - strdeq pc, [ip], -r2 │ │ │ │ - @ instruction: 0x000defb6 │ │ │ │ - andeq lr, sp, r8, lsr #29 │ │ │ │ - andeq lr, ip, ip, ror #19 │ │ │ │ - andeq pc, ip, ip, asr #7 │ │ │ │ - andeq pc, ip, r4, lsr #7 │ │ │ │ - andeq pc, ip, r8, ror r3 @ │ │ │ │ - andeq lr, ip, r4, lsr #22 │ │ │ │ - andeq pc, ip, r6, asr #6 │ │ │ │ + @ instruction: 0x000ceeb0 │ │ │ │ + andeq pc, sp, ip, lsr #3 │ │ │ │ + andeq pc, ip, lr, ror #15 │ │ │ │ + @ instruction: 0x000defb2 │ │ │ │ + andeq lr, sp, r4, lsr #29 │ │ │ │ + andeq lr, ip, r8, ror #19 │ │ │ │ + andeq pc, ip, r8, asr #7 │ │ │ │ + andeq pc, ip, r0, lsr #7 │ │ │ │ + andeq pc, ip, r4, ror r3 @ │ │ │ │ + andeq lr, ip, r0, lsr #22 │ │ │ │ + andeq pc, ip, r2, asr #6 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0080f8cc │ │ │ │ ldmmi sp, {r2, r9, sl, lr} │ │ │ │ umullslt r4, r7, sp, fp │ │ │ │ @ instruction: 0x46904478 │ │ │ │ @@ -250309,15 +250309,15 @@ │ │ │ │ @ instruction: 0xf04f0844 │ │ │ │ @ instruction: 0x462031ff │ │ │ │ @ instruction: 0xf7feaf10 │ │ │ │ strbmi pc, [r3], -r1, asr #17 @ │ │ │ │ ldrmi r4, [sp], -r8, lsr #13 │ │ │ │ svclt 0x0000e00b │ │ │ │ ... │ │ │ │ - andeq lr, ip, r0, lsr r7 │ │ │ │ + andeq lr, ip, ip, lsr #14 │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ @ instruction: 0xf7fe4620 │ │ │ │ @ instruction: 0x463bf8b1 │ │ │ │ ldrtmi r2, [r1], -r0, lsl #4 │ │ │ │ strls r4, [r0, #-1568] @ 0xfffff9e0 │ │ │ │ @ instruction: 0xf84cf004 │ │ │ │ orrcc pc, r0, #212, 16 @ 0xd40000 │ │ │ │ @@ -250600,19 +250600,19 @@ │ │ │ │ @ instruction: 0xf043021b │ │ │ │ @ instruction: 0xf8400302 │ │ │ │ @ instruction: 0xf8d43032 │ │ │ │ blcc 15825c │ │ │ │ ldrbcc pc, [r0], #-2244 @ 0xfffff73c @ │ │ │ │ blt ff209120 <__bss_end__@@Base+0xfef0396c> │ │ │ │ ... │ │ │ │ - andeq lr, ip, r6, ror r2 │ │ │ │ - andeq lr, ip, sl, asr r2 │ │ │ │ - andeq lr, ip, lr, lsr r2 │ │ │ │ - andeq lr, ip, r2, lsr #4 │ │ │ │ - andeq lr, ip, r6, lsl #4 │ │ │ │ + andeq lr, ip, r2, ror r2 │ │ │ │ + andeq lr, ip, r6, asr r2 │ │ │ │ + andeq lr, ip, sl, lsr r2 │ │ │ │ + andeq lr, ip, lr, lsl r2 │ │ │ │ + andeq lr, ip, r2, lsl #4 │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ svcge 0x00104620 │ │ │ │ mcr2 7, 3, pc, cr0, cr13, {7} @ │ │ │ │ stmdaeq r4, {r0, r2, r3, r8, ip, sp, lr, pc}^ │ │ │ │ vst1.8 {d20-d22}, [pc :256], fp │ │ │ │ ldrtmi r7, [r1], -r0, lsl #5 │ │ │ │ @ instruction: 0xf8cd4620 │ │ │ │ @@ -251381,47 +251381,47 @@ │ │ │ │ stmdavs r0!, {r0, r8, ip, sp} │ │ │ │ @ instruction: 0xf70a447a │ │ │ │ bmi a4af80 <__bss_end__@@Base+0x7457cc> │ │ │ │ orrpl pc, sp, r1, asr #4 │ │ │ │ smlabtcc r1, r0, r2, pc @ │ │ │ │ ldrbtmi r6, [sl], #-2080 @ 0xfffff7e0 │ │ │ │ stc2 7, cr15, [r2], {10} │ │ │ │ - andeq sp, ip, lr, asr #17 │ │ │ │ - andeq sp, ip, sl, lsr #17 │ │ │ │ - ldrdeq ip, [ip], -r0 │ │ │ │ - andeq sp, ip, r6, asr #15 │ │ │ │ - andeq ip, ip, ip, lsr #29 │ │ │ │ + andeq sp, ip, sl, asr #17 │ │ │ │ + andeq sp, ip, r6, lsr #17 │ │ │ │ + andeq ip, ip, ip, asr #29 │ │ │ │ + andeq sp, ip, r2, asr #15 │ │ │ │ + andeq ip, ip, r8, lsr #29 │ │ │ │ + muleq ip, r8, r7 │ │ │ │ + andeq sp, ip, sl, lsr #13 │ │ │ │ + andeq ip, ip, ip, ror #28 │ │ │ │ + andeq ip, ip, sl, asr #28 │ │ │ │ + andeq ip, ip, sl, asr #28 │ │ │ │ + andeq ip, ip, r8, lsr lr │ │ │ │ + andeq ip, ip, r6, lsr #28 │ │ │ │ + andeq ip, ip, r4, lsl lr │ │ │ │ muleq ip, ip, r7 │ │ │ │ - andeq sp, ip, lr, lsr #13 │ │ │ │ - andeq ip, ip, r0, ror lr │ │ │ │ - andeq ip, ip, lr, asr #28 │ │ │ │ - andeq ip, ip, lr, asr #28 │ │ │ │ - andeq ip, ip, ip, lsr lr │ │ │ │ - andeq ip, ip, sl, lsr #28 │ │ │ │ - andeq ip, ip, r8, lsl lr │ │ │ │ - andeq sp, ip, r0, lsr #15 │ │ │ │ - ldrdeq sp, [ip], -r6 │ │ │ │ - andeq sp, ip, ip, lsl r7 │ │ │ │ - andeq ip, ip, sl, asr #27 │ │ │ │ - andeq sp, ip, ip, lsr r7 │ │ │ │ - andeq ip, ip, r6, lsr #27 │ │ │ │ - andeq sp, ip, r0, asr #11 │ │ │ │ - andeq sp, ip, lr, lsr #11 │ │ │ │ - andeq ip, ip, r0, ror sp │ │ │ │ - andeq sp, ip, r6, ror #12 │ │ │ │ - andeq sp, ip, sl, lsl r7 │ │ │ │ - andeq sp, ip, r8, asr r6 │ │ │ │ - andeq ip, ip, lr, lsl sp │ │ │ │ - andeq ip, ip, ip, lsl #26 │ │ │ │ - andeq sp, ip, r0, asr r6 │ │ │ │ - ldrdeq ip, [ip], -lr │ │ │ │ - andeq ip, ip, ip, asr #25 │ │ │ │ - andeq sp, ip, sl, lsr #12 │ │ │ │ - andeq ip, ip, r8, lsr #25 │ │ │ │ - andeq sp, ip, r2, asr #9 │ │ │ │ + ldrdeq sp, [ip], -r2 │ │ │ │ + andeq sp, ip, r8, lsl r7 │ │ │ │ + andeq ip, ip, r6, asr #27 │ │ │ │ + andeq sp, ip, r8, lsr r7 │ │ │ │ + andeq ip, ip, r2, lsr #27 │ │ │ │ + @ instruction: 0x000cd5bc │ │ │ │ + andeq sp, ip, sl, lsr #11 │ │ │ │ + andeq ip, ip, ip, ror #26 │ │ │ │ + andeq sp, ip, r2, ror #12 │ │ │ │ + andeq sp, ip, r6, lsl r7 │ │ │ │ + andeq sp, ip, r4, asr r6 │ │ │ │ + andeq ip, ip, sl, lsl sp │ │ │ │ + andeq ip, ip, r8, lsl #26 │ │ │ │ + andeq sp, ip, ip, asr #12 │ │ │ │ + ldrdeq ip, [ip], -sl │ │ │ │ + andeq ip, ip, r8, asr #25 │ │ │ │ + andeq sp, ip, r6, lsr #12 │ │ │ │ + andeq ip, ip, r4, lsr #25 │ │ │ │ + @ instruction: 0x000cd4be │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b8f8cc │ │ │ │ @ instruction: 0x46044d3c │ │ │ │ addlt r4, ip, ip, lsr r8 │ │ │ │ @ instruction: 0x4698447d │ │ │ │ @@ -252044,24 +252044,24 @@ │ │ │ │ vpmax.s8 d20, d1, d15 │ │ │ │ vaddw.s8 , q8, d13 │ │ │ │ @ instruction: 0xf8db3101 │ │ │ │ ldrbtmi r0, [sl], #-0 │ │ │ │ @ instruction: 0xff58f709 │ │ │ │ @ instruction: 0x0019dab4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andeq ip, ip, r4, ror #26 │ │ │ │ - andeq ip, ip, lr, asr fp │ │ │ │ - andeq ip, ip, ip, lsr #22 │ │ │ │ - andeq ip, ip, lr, asr #25 │ │ │ │ - andeq ip, ip, r0, asr #5 │ │ │ │ - andeq ip, ip, r8, asr #21 │ │ │ │ - @ instruction: 0x000ccab4 │ │ │ │ - andeq ip, ip, r6, ror r2 │ │ │ │ - andeq ip, ip, lr, lsl #21 │ │ │ │ - andeq ip, ip, lr, ror #20 │ │ │ │ + andeq ip, ip, r0, ror #26 │ │ │ │ + andeq ip, ip, sl, asr fp │ │ │ │ + andeq ip, ip, r8, lsr #22 │ │ │ │ + andeq ip, ip, sl, asr #25 │ │ │ │ + @ instruction: 0x000cc2bc │ │ │ │ + andeq ip, ip, r4, asr #21 │ │ │ │ + @ instruction: 0x000ccab0 │ │ │ │ + andeq ip, ip, r2, ror r2 │ │ │ │ + andeq ip, ip, sl, lsl #21 │ │ │ │ + andeq ip, ip, sl, ror #20 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ @ instruction: 0xf0114a7b │ │ │ │ blmi 1fce040 <__bss_end__@@Base+0x1cc888c> │ │ │ │ ldrbtmi fp, [sl], #-135 @ 0xffffff79 │ │ │ │ @@ -252185,17 +252185,17 @@ │ │ │ │ cdp2 7, 4, cr15, cr6, cr9, {0} │ │ │ │ @ instruction: 0xf6454628 │ │ │ │ @ instruction: 0xf709210b │ │ │ │ svclt 0x0000feab │ │ │ │ mulseq r9, lr, r8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq sp, r9, r8, asr r7 │ │ │ │ - muleq ip, r2, sl │ │ │ │ - muleq ip, r8, sl │ │ │ │ - andeq ip, ip, lr, lsr sl │ │ │ │ + andeq ip, ip, lr, lsl #21 │ │ │ │ + muleq ip, r4, sl │ │ │ │ + andeq ip, ip, sl, lsr sl │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0018f8cc │ │ │ │ adcslt r4, r1, pc, lsl #21 │ │ │ │ strmi r4, [r4], -pc, lsl #23 │ │ │ │ @ instruction: 0xf890447a │ │ │ │ @@ -252339,15 +252339,15 @@ │ │ │ │ @ instruction: 0xf7092117 │ │ │ │ @ instruction: 0x4628fd7b │ │ │ │ teqpcs r4, r5, asr #12 @ p-variant is OBSOLETE │ │ │ │ ldc2l 7, cr15, [r6, #-36]! @ 0xffffffdc │ │ │ │ andseq sp, r9, r8, lsl #13 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq sp, r9, r8, ror #10 │ │ │ │ - andeq ip, ip, r6, lsr #16 │ │ │ │ + andeq ip, ip, r2, lsr #16 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0070f8cc │ │ │ │ @ instruction: 0xf8df4683 │ │ │ │ @ instruction: 0xf8df0c60 │ │ │ │ addslt r3, fp, r0, ror #24 │ │ │ │ @@ -253140,15 +253140,15 @@ │ │ │ │ strbpl pc, [r0], #-2251 @ 0xfffff735 @ │ │ │ │ @ instruction: 0xf8cb3b01 │ │ │ │ @ instruction: 0xf7ff3438 │ │ │ │ svclt 0x0000bb07 │ │ │ │ andseq sp, r9, r4, lsr #8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq sp, r9, r4, ror #6 │ │ │ │ - andeq sp, sp, r8, ror #30 │ │ │ │ + andeq sp, sp, r4, ror #30 │ │ │ │ @ instruction: 0x4651221e │ │ │ │ @ instruction: 0xf7ff4658 │ │ │ │ @ instruction: 0xf8daf9b9 │ │ │ │ blcs 1598f4 │ │ │ │ @ instruction: 0xf8dad104 │ │ │ │ blcs 15991c │ │ │ │ ldrhi pc, [r9, -r0]! │ │ │ │ @@ -254323,46 +254323,46 @@ │ │ │ │ mvnscc pc, r1, asr #4 │ │ │ │ smlabtcc r1, r0, r2, pc @ │ │ │ │ ldrbtmi r9, [sl], #-2050 @ 0xfffff7fe │ │ │ │ stc2 7, cr15, [ip, #28] │ │ │ │ andhi pc, r0, pc, lsr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ teqmi r0, #0 │ │ │ │ - muleq ip, r8, sp │ │ │ │ - andeq sl, ip, r0, ror #24 │ │ │ │ - andeq sl, ip, sl, ror #1 │ │ │ │ - ldrdeq sl, [ip], -r8 │ │ │ │ - andeq sl, ip, r6, asr fp │ │ │ │ - ldrdeq sl, [ip], -lr │ │ │ │ - andeq sl, ip, r4, lsl r9 │ │ │ │ - andeq sl, ip, ip, lsl #1 │ │ │ │ - andeq sl, ip, r6, lsr #17 │ │ │ │ - andeq sl, ip, r6, rrx │ │ │ │ - andeq sl, ip, lr, ror r8 │ │ │ │ - andeq sl, ip, lr, lsr r0 │ │ │ │ - andeq sl, ip, ip, lsr #32 │ │ │ │ - andeq sl, ip, r6, asr #16 │ │ │ │ - andeq sl, ip, r4, lsr r8 │ │ │ │ - strdeq sl, [ip], -lr │ │ │ │ - andeq sl, ip, r8, lsr #20 │ │ │ │ - andeq sl, ip, r6, lsr r8 │ │ │ │ + muleq ip, r4, sp │ │ │ │ + andeq sl, ip, ip, asr ip │ │ │ │ + andeq sl, ip, r6, ror #1 │ │ │ │ + ldrdeq sl, [ip], -r4 │ │ │ │ + andeq sl, ip, r2, asr fp │ │ │ │ ldrdeq sl, [ip], -sl @ │ │ │ │ - andeq sl, ip, r4, lsl sl │ │ │ │ - @ instruction: 0x000ca7b4 │ │ │ │ - andeq sl, ip, lr, lsl sl │ │ │ │ - andeq sl, ip, lr, lsl #15 │ │ │ │ - andeq sl, ip, ip, ror #14 │ │ │ │ - andeq sl, ip, r8, asr r7 │ │ │ │ - ldrdeq sl, [ip], -lr │ │ │ │ - andeq sl, ip, r2, lsr r7 │ │ │ │ - andeq sl, ip, r0, lsr #14 │ │ │ │ - andeq r9, ip, r0, ror #29 │ │ │ │ + andeq sl, ip, r0, lsl r9 │ │ │ │ + andeq sl, ip, r8, lsl #1 │ │ │ │ + andeq sl, ip, r2, lsr #17 │ │ │ │ + andeq sl, ip, r2, rrx │ │ │ │ + andeq sl, ip, sl, ror r8 │ │ │ │ + andeq sl, ip, sl, lsr r0 │ │ │ │ + andeq sl, ip, r8, lsr #32 │ │ │ │ + andeq sl, ip, r2, asr #16 │ │ │ │ + andeq sl, ip, r0, lsr r8 │ │ │ │ strdeq sl, [ip], -sl @ │ │ │ │ - andeq sl, ip, r0, lsl #19 │ │ │ │ - andeq r9, ip, sl, lsr #29 │ │ │ │ + andeq sl, ip, r4, lsr #20 │ │ │ │ + andeq sl, ip, r2, lsr r8 │ │ │ │ + ldrdeq sl, [ip], -r6 │ │ │ │ + andeq sl, ip, r0, lsl sl │ │ │ │ + @ instruction: 0x000ca7b0 │ │ │ │ + andeq sl, ip, sl, lsl sl │ │ │ │ + andeq sl, ip, sl, lsl #15 │ │ │ │ + andeq sl, ip, r8, ror #14 │ │ │ │ + andeq sl, ip, r4, asr r7 │ │ │ │ + ldrdeq sl, [ip], -sl @ │ │ │ │ + andeq sl, ip, lr, lsr #14 │ │ │ │ + andeq sl, ip, ip, lsl r7 │ │ │ │ + ldrdeq r9, [ip], -ip │ │ │ │ + strdeq sl, [ip], -r6 │ │ │ │ + andeq sl, ip, ip, ror r9 │ │ │ │ + andeq r9, ip, r6, lsr #29 │ │ │ │ vpmax.s8 q10, , q7 │ │ │ │ vaddw.s8 , q8, d13 │ │ │ │ stmdals r2, {r0, r8, ip, sp} │ │ │ │ @ instruction: 0xf707447a │ │ │ │ bmi 140e0e4 <__bss_end__@@Base+0x1108930> │ │ │ │ orrpl pc, sp, r1, asr #4 │ │ │ │ smlabtcc r1, r0, r2, pc @ │ │ │ │ @@ -254434,28 +254434,28 @@ │ │ │ │ ldrbtmi r4, [sl], #-1584 @ 0xfffff9d0 │ │ │ │ ldc2 7, cr15, [r2], #28 │ │ │ │ vpmin.s8 d20, d1, d1 │ │ │ │ vaddw.s8 , q8, d13 │ │ │ │ @ instruction: 0xf8db3101 │ │ │ │ ldrbtmi r0, [sl], #-0 │ │ │ │ stc2 7, cr15, [r8], #28 │ │ │ │ - andeq sl, ip, r8, lsr r6 │ │ │ │ - andeq sl, ip, r4, lsr #12 │ │ │ │ - andeq sl, ip, r0, lsl r6 │ │ │ │ - ldrdeq r9, [ip], -r0 │ │ │ │ - ldrdeq sl, [ip], -r6 │ │ │ │ - @ instruction: 0x000ca5ba │ │ │ │ - andeq r9, ip, r6, ror #26 │ │ │ │ - andeq sl, ip, r0, lsl #11 │ │ │ │ - andeq sl, ip, lr, ror #10 │ │ │ │ - andeq sl, ip, sl, asr r5 │ │ │ │ - andeq r9, ip, r4, asr #20 │ │ │ │ - andeq r9, ip, r8, lsl #26 │ │ │ │ - andeq sl, ip, r2, lsr #10 │ │ │ │ - andeq sl, ip, lr, lsl #10 │ │ │ │ + andeq sl, ip, r4, lsr r6 │ │ │ │ + andeq sl, ip, r0, lsr #12 │ │ │ │ + andeq sl, ip, ip, lsl #12 │ │ │ │ + andeq r9, ip, ip, asr #27 │ │ │ │ + ldrdeq sl, [ip], -r2 │ │ │ │ + @ instruction: 0x000ca5b6 │ │ │ │ + andeq r9, ip, r2, ror #26 │ │ │ │ + andeq sl, ip, ip, ror r5 │ │ │ │ + andeq sl, ip, sl, ror #10 │ │ │ │ + andeq sl, ip, r6, asr r5 │ │ │ │ + andeq r9, ip, r0, asr #20 │ │ │ │ + andeq r9, ip, r4, lsl #26 │ │ │ │ + andeq sl, ip, lr, lsl r5 │ │ │ │ + andeq sl, ip, sl, lsl #10 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b8f8cc │ │ │ │ @ instruction: 0x46044d7e │ │ │ │ addlt r4, r9, lr, ror r8 │ │ │ │ @ instruction: 0x469b447d │ │ │ │ @@ -254581,16 +254581,16 @@ │ │ │ │ andhi pc, r0, pc, lsr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0xfff10000 │ │ │ │ ... │ │ │ │ andseq fp, r9, r8, lsr r3 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x0019b2b0 │ │ │ │ - ldrdeq sl, [ip], -r8 │ │ │ │ - andeq sl, ip, sl, lsr #11 │ │ │ │ + ldrdeq sl, [ip], -r4 │ │ │ │ + andeq sl, ip, r6, lsr #11 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e0f8cc │ │ │ │ orrcc pc, r0, #208, 16 @ 0xd00000 │ │ │ │ blcs ea0798 <__bss_end__@@Base+0xb9afe4> │ │ │ │ @ instruction: 0x460ed03c │ │ │ │ @@ -254629,15 +254629,15 @@ │ │ │ │ mrc2 7, 7, pc, cr14, cr9, {7} │ │ │ │ pop {r6, r9, sl, lr} │ │ │ │ bmi 22fff8 │ │ │ │ orrpl pc, sp, r1, asr #4 │ │ │ │ smlabtcc r1, r0, r2, pc @ │ │ │ │ ldrbtmi r6, [sl], #-2080 @ 0xfffff7e0 │ │ │ │ blx 94cc46 <__bss_end__@@Base+0x647492> │ │ │ │ - strdeq sl, [ip], -lr │ │ │ │ + strdeq sl, [ip], -sl @ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec66234 <__bss_end__@@Base+0xfe960a80> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ vldr , [pc, #416] @ 10f1dc │ │ │ │ @ instruction: 0xf5007b1c │ │ │ │ strmi r6, [r4], -r6, lsl #25 │ │ │ │ stmdavs r7, {r0, r8, r9, sp} │ │ │ │ @@ -254663,15 +254663,15 @@ │ │ │ │ bmi 2fe878 <__bss_start@@Base+0x2f868> │ │ │ │ msrne LR_fiq, r2 │ │ │ │ smlabtpl r1, r0, r2, pc @ │ │ │ │ ldrbtmi r4, [sl], #-1592 @ 0xfffff9c8 │ │ │ │ blx ff94ccc4 <__bss_end__@@Base+0xff647510> │ │ │ │ andhi pc, r0, pc, lsr #7 │ │ │ │ ... │ │ │ │ - andeq sl, ip, sl, asr r2 │ │ │ │ + andeq sl, ip, r6, asr r2 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c0f8cc │ │ │ │ strmi r4, [ip], -r0, lsl #21 │ │ │ │ addlt r4, r7, r0, lsl #23 │ │ │ │ sxtabmi r4, r0, sl, ror #8 │ │ │ │ @@ -254885,15 +254885,15 @@ │ │ │ │ @ instruction: 0xf87cf707 │ │ │ │ andne lr, r0, #3620864 @ 0x374000 │ │ │ │ blmi 2493c8 │ │ │ │ vmax.s8 d20, d5, d2 │ │ │ │ strtmi r1, [r0], -r6, lsl #3 │ │ │ │ @ instruction: 0xf707447b │ │ │ │ svclt 0x0000fb7e │ │ │ │ - andeq r9, ip, r4, ror #17 │ │ │ │ + andeq r9, ip, r0, ror #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ stc 12, cr5, [sp, #-512]! @ 0xfffffe00 │ │ │ │ bl fec7204c <__bss_end__@@Base+0xfe96c898> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 913384 <__bss_end__@@Base+0x60dbd0> │ │ │ │ blmi 93b664 <__bss_end__@@Base+0x635eb0> │ │ │ │ ldrbtmi r2, [sl], #-256 @ 0xffffff00 │ │ │ │ @@ -255149,16 +255149,16 @@ │ │ │ │ @ instruction: 0xfffffec3 │ │ │ │ @ instruction: 0xffffffaf │ │ │ │ @ instruction: 0xfffffe57 │ │ │ │ @ instruction: 0xfffffe4b │ │ │ │ @ instruction: 0xfffffef1 │ │ │ │ @ instruction: 0xfffffe3b │ │ │ │ andseq sl, r9, ip, lsr #17 │ │ │ │ - andeq ip, pc, r8, lsl #16 │ │ │ │ - andeq r9, ip, lr, ror #25 │ │ │ │ + andeq ip, pc, r4, lsl #16 │ │ │ │ + andeq r9, ip, sl, ror #25 │ │ │ │ andeq r0, ip, r4, lsl #2 │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ ldrbmi r2, [r0, -r2]! │ │ │ │ andcs r4, r0, #3145728 @ 0x300000 │ │ │ │ @ instruction: 0xf8c34610 │ │ │ │ @ instruction: 0x47702150 │ │ │ │ andcs r4, r0, r3, lsl #12 │ │ │ │ @@ -255202,16 +255202,16 @@ │ │ │ │ andcs fp, r2, r0, lsl sp │ │ │ │ ldclt 0, cr11, [r0, #-8] │ │ │ │ vqdmulh.s d20, d0, d4 │ │ │ │ stmdbmi r4, {r0, r2, r3, r4, r5, r6, r7, r9, ip, lr} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ cdp 7, 7, cr15, cr10, cr5, {0} │ │ │ │ - andeq ip, pc, r6, lsl r7 @ │ │ │ │ - andeq r9, ip, r8, lsl #24 │ │ │ │ + andeq ip, pc, r2, lsl r7 @ │ │ │ │ + andeq r9, ip, r4, lsl #24 │ │ │ │ andeq pc, fp, sl, lsl sl @ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c0f8cc │ │ │ │ ldmdbmi r3!, {r0, r2, r3, r9, sl, lr} │ │ │ │ bmi de11a4 <__bss_end__@@Base+0xadb9f0> │ │ │ │ @@ -255334,16 +255334,16 @@ │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7054478 │ │ │ │ @ instruction: 0xf705ed7c │ │ │ │ svclt 0x0000ed86 │ │ │ │ andseq sl, r9, r8, asr r6 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq sl, r9, r6, lsr #11 │ │ │ │ - andeq ip, pc, sl, lsl r5 @ │ │ │ │ - andeq r9, ip, ip, lsl #20 │ │ │ │ + andeq ip, pc, r6, lsl r5 @ │ │ │ │ + andeq r9, ip, r8, lsl #20 │ │ │ │ andeq pc, fp, ip, lsl r8 @ │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d8f8cc │ │ │ │ addlt r4, r3, ip, lsr ip │ │ │ │ @ instruction: 0x460e4a3c │ │ │ │ @@ -255409,18 +255409,18 @@ │ │ │ │ andseq sl, r9, r4, asr #10 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq sl, r9, lr, lsr r5 │ │ │ │ andeq r0, r0, r8, ror #12 │ │ │ │ mulseq sl, r6, r1 │ │ │ │ @ instruction: 0xfffffcb1 │ │ │ │ @ instruction: 0x0019a4b0 │ │ │ │ - andeq r6, ip, ip, lsl #21 │ │ │ │ - strdeq ip, [pc], -ip @ │ │ │ │ - andeq r9, ip, lr, ror #17 │ │ │ │ - andeq r9, ip, lr, lsl #18 │ │ │ │ + andeq r6, ip, r8, lsl #21 │ │ │ │ + strdeq ip, [pc], -r8 │ │ │ │ + andeq r9, ip, sl, ror #17 │ │ │ │ + andeq r9, ip, sl, lsl #18 │ │ │ │ ldrsbeq pc, [r4, #-128] @ 0xffffff80 @ │ │ │ │ svclt 0x0042f01e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fec66e84 <__bss_end__@@Base+0xfe9616d0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46030ff8 │ │ │ │ ldrsbeq pc, [r4, #-128] @ 0xffffff80 @ │ │ │ │ @@ -255475,16 +255475,16 @@ │ │ │ │ ldclt 7, cr14, [r0, #-908] @ 0xfffffc74 │ │ │ │ @ instruction: 0xf44f4b05 │ │ │ │ stmdbmi r5, {r2, r9, ip, sp, lr} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movtcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7054478 │ │ │ │ svclt 0x0000ec5a │ │ │ │ - ldrdeq ip, [pc], -r6 │ │ │ │ - andeq r9, ip, r8, asr #15 │ │ │ │ + ldrdeq ip, [pc], -r2 │ │ │ │ + andeq r9, ip, r4, asr #15 │ │ │ │ @ instruction: 0x000bfbb4 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00a0f8cc │ │ │ │ ldclmi 0, cr11, [r8], {143} @ 0x8f │ │ │ │ strmi r4, [fp], r5, lsl #12 │ │ │ │ @@ -255702,24 +255702,24 @@ │ │ │ │ cdp 6, 11, cr2, cr7, cr1, {0} │ │ │ │ ldr r6, [r1, -r0, lsl #20]! │ │ │ │ strb r4, [ip, lr, asr #12]! │ │ │ │ b fea4dd00 <__bss_end__@@Base+0xfe74854c> │ │ │ │ andseq sl, r9, r0, lsl r3 │ │ │ │ andseq sp, sl, r6, lsl #31 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x000c97ba │ │ │ │ + @ instruction: 0x000c97b6 │ │ │ │ @ instruction: 0x0019a2de │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ andseq sp, sl, r6, lsr pc │ │ │ │ - andeq r9, ip, r8, lsr #15 │ │ │ │ + andeq r9, ip, r4, lsr #15 │ │ │ │ mulseq sl, r8, sp │ │ │ │ andeq r0, r0, r8, asr sp │ │ │ │ andseq sl, r9, r0, lsr r0 │ │ │ │ andseq sp, sl, r8, asr ip │ │ │ │ - @ instruction: 0x000c94ba │ │ │ │ + @ instruction: 0x000c94b6 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec67328 <__bss_end__@@Base+0xfe961b74> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldrmi r0, [r6], -r8, ror #31 │ │ │ │ teqpcs ip, r0 @ @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf8d0460f │ │ │ │ ldmibne r3, {r6, r8, ip} │ │ │ │ @@ -255820,22 +255820,22 @@ │ │ │ │ ldmib r2!, {r0, r2, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ andseq r9, r9, r8, lsl #30 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x00199ef4 │ │ │ │ andeq r0, r0, r0, asr fp │ │ │ │ andseq pc, fp, sl, lsl #13 │ │ │ │ andseq r9, r9, r4, ror lr │ │ │ │ - @ instruction: 0x000fbdb0 │ │ │ │ - andeq r9, ip, r2, lsr #5 │ │ │ │ + andeq fp, pc, ip, lsr #27 │ │ │ │ + muleq ip, lr, r2 │ │ │ │ andeq pc, fp, lr, lsl #13 │ │ │ │ - muleq pc, ip, sp @ │ │ │ │ - andeq r9, ip, lr, lsl #5 │ │ │ │ + muleq pc, r8, sp @ │ │ │ │ + andeq r9, ip, sl, lsl #5 │ │ │ │ andeq pc, fp, sl, ror r6 @ │ │ │ │ - andeq fp, pc, r8, lsl #27 │ │ │ │ - andeq r9, ip, sl, ror r2 │ │ │ │ + andeq fp, pc, r4, lsl #27 │ │ │ │ + andeq r9, ip, r6, ror r2 │ │ │ │ andeq pc, fp, r6, ror #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec674fc <__bss_end__@@Base+0xfe961d48> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ tstlt r0, #248, 30 @ 0x3e0 │ │ │ │ teqpcc ip, r0 @ @ p-variant is OBSOLETE │ │ │ │ ldrbcs lr, [r1], #-2512 @ 0xfffff630 │ │ │ │ @@ -255856,16 +255856,16 @@ │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ blmi 27f78c │ │ │ │ subspl pc, r4, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-884 @ 0xfffffc8c │ │ │ │ ldmdb lr, {r0, r2, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - andeq fp, pc, r0, ror #25 │ │ │ │ - ldrdeq r9, [ip], -r2 │ │ │ │ + ldrdeq fp, [pc], -ip │ │ │ │ + andeq r9, ip, lr, asr #3 │ │ │ │ andeq lr, fp, r2, ror #31 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ bmi fe8a1bdc <__bss_end__@@Base+0xfe59c428> │ │ │ │ umulllt r4, r5, lr, fp │ │ │ │ @@ -256024,15 +256024,15 @@ │ │ │ │ @ instruction: 0xf07c4628 │ │ │ │ svcls 0x0000f8fd │ │ │ │ blls 1ca564 │ │ │ │ @ instruction: 0xf705e7d9 │ │ │ │ svclt 0x0000e820 │ │ │ │ andseq r9, r9, ip, lsl sp │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andeq r9, ip, lr, lsl #4 │ │ │ │ + andeq r9, ip, sl, lsl #4 │ │ │ │ andseq r9, r9, sl, lsr #23 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec67810 <__bss_end__@@Base+0xfe96205c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8d00fe8 │ │ │ │ andcs r7, r0, #52, 2 │ │ │ │ ldrmi r4, [r1], -r4, lsl #12 │ │ │ │ @@ -256260,22 +256260,22 @@ │ │ │ │ stmdami lr, {r0, r2, r3, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-904 @ 0xfffffc78 │ │ │ │ cdp 7, 3, cr15, cr12, cr4, {0} │ │ │ │ andseq sp, sl, r2, ror #10 │ │ │ │ @ instruction: 0x001998fe │ │ │ │ andeq r0, r0, r8, asr sp │ │ │ │ - andeq fp, pc, r8, asr #13 │ │ │ │ - @ instruction: 0x000c8bba │ │ │ │ - andeq r8, ip, r6, asr #24 │ │ │ │ - @ instruction: 0x000fb6b2 │ │ │ │ - andeq r8, ip, r4, lsr #23 │ │ │ │ - andeq r8, ip, r0, lsr #24 │ │ │ │ - muleq pc, ip, r6 @ │ │ │ │ - andeq r8, ip, lr, lsl #23 │ │ │ │ + andeq fp, pc, r4, asr #13 │ │ │ │ + @ instruction: 0x000c8bb6 │ │ │ │ + andeq r8, ip, r2, asr #24 │ │ │ │ + andeq fp, pc, lr, lsr #13 │ │ │ │ + andeq r8, ip, r0, lsr #23 │ │ │ │ + andeq r8, ip, ip, lsl ip │ │ │ │ + muleq pc, r8, r6 @ │ │ │ │ + andeq r8, ip, sl, lsl #23 │ │ │ │ muleq fp, lr, r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec67bdc <__bss_end__@@Base+0xfe962428> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r5], {216} @ 0xd8 │ │ │ │ blmi 67cc08 <__bss_end__@@Base+0x377454> │ │ │ │ ldrbtmi r4, [ip], #-650 @ 0xfffffd76 │ │ │ │ @@ -256471,16 +256471,16 @@ │ │ │ │ andeq r0, r0, r8, asr sp │ │ │ │ andseq sp, sl, r2, ror r2 │ │ │ │ andseq sp, sl, ip, lsl r1 │ │ │ │ andseq sp, sl, r6, lsl r1 │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ andseq sp, sl, ip, ror r0 │ │ │ │ andseq r9, r9, sl, lsl #8 │ │ │ │ - andeq fp, pc, r4, ror r3 @ │ │ │ │ - andeq r8, ip, r6, ror #16 │ │ │ │ + andeq fp, pc, r0, ror r3 @ │ │ │ │ + andeq r8, ip, r2, ror #16 │ │ │ │ andeq lr, fp, r6, ror r6 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ stmdbmi ip!, {r0, r1, r2, r3, r9, sl, lr} │ │ │ │ blmi c22780 <__bss_end__@@Base+0x91cfcc> │ │ │ │ @@ -256526,15 +256526,15 @@ │ │ │ │ ldrbtmi r4, [r8], #-2054 @ 0xfffff7fa │ │ │ │ stc2 0, cr15, [sl, #232] @ 0xe8 │ │ │ │ strb r4, [sl, r5, lsl #12] │ │ │ │ ldc 7, cr15, [r4], #-16 │ │ │ │ andseq r9, r9, r0, lsl #7 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r9, r9, r4, lsr #6 │ │ │ │ - andeq r5, ip, sl, asr #28 │ │ │ │ + andeq r5, ip, r6, asr #28 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e0f8cc │ │ │ │ ldrmi fp, [r6], -r2, lsl #1 │ │ │ │ strmi r4, [r8], -r5, lsl #12 │ │ │ │ ldrmi r4, [r8], ip, lsl #12 │ │ │ │ @@ -257051,17 +257051,17 @@ │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ andseq ip, sl, r6, lsl #22 │ │ │ │ @ instruction: 0x001ac9b2 │ │ │ │ mulseq sl, r4, r9 │ │ │ │ andseq ip, sl, r0, lsl #18 │ │ │ │ andseq r8, r9, sl, lsr fp │ │ │ │ andeq r0, r0, r4, asr r6 │ │ │ │ - andeq sl, pc, r0, ror sl @ │ │ │ │ - andeq r7, ip, r2, ror #30 │ │ │ │ - muleq ip, lr, r1 │ │ │ │ + andeq sl, pc, ip, ror #20 │ │ │ │ + andeq r7, ip, lr, asr pc │ │ │ │ + muleq ip, sl, r1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec68820 <__bss_end__@@Base+0xfe96306c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [r9], #-992 @ 0xfffffc20 │ │ │ │ stmdami r9!, {r2, r3, r8, sp} │ │ │ │ ldrbtmi r4, [r8], #-1148 @ 0xfffffb84 │ │ │ │ @ instruction: 0xf07c4622 │ │ │ │ @@ -257100,25 +257100,25 @@ │ │ │ │ vqdmulh.s d20, d0, d15 │ │ │ │ stmdbmi pc, {r0, r1, r3, r7, r9, sp, lr} @ │ │ │ │ ldrbtmi r4, [fp], #-2063 @ 0xfffff7f1 │ │ │ │ bicscc r4, r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7034478 │ │ │ │ svclt 0x0000efaa │ │ │ │ andseq lr, fp, r4, asr r2 │ │ │ │ - andeq r5, ip, lr, rrx │ │ │ │ + andeq r5, ip, sl, rrx │ │ │ │ andseq r4, r9, ip, lsr #8 │ │ │ │ - ldrdeq r0, [ip], -r6 │ │ │ │ + ldrdeq r0, [ip], -r2 │ │ │ │ andseq r4, r9, lr, lsl #8 │ │ │ │ - andeq r7, ip, r8, ror pc │ │ │ │ + andeq r7, ip, r4, ror pc │ │ │ │ andseq lr, fp, r8, lsl r2 │ │ │ │ - andeq sl, pc, ip, lsl #19 │ │ │ │ - andeq r7, ip, lr, ror lr │ │ │ │ + andeq sl, pc, r8, lsl #19 │ │ │ │ + andeq r7, ip, sl, ror lr │ │ │ │ andeq lr, fp, sl, ror #4 │ │ │ │ - andeq sl, pc, r6, ror r9 @ │ │ │ │ - andeq r7, ip, r8, ror #28 │ │ │ │ + andeq sl, pc, r2, ror r9 @ │ │ │ │ + andeq r7, ip, r4, ror #28 │ │ │ │ andeq lr, fp, r4, asr r2 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e8f8cc │ │ │ │ @ instruction: 0x46064b1f │ │ │ │ ldrbtmi r4, [fp], #-3871 @ 0xfffff0e1 │ │ │ │ @@ -257191,15 +257191,15 @@ │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ @ instruction: 0xff4ef0aa │ │ │ │ @ instruction: 0xf703e7ec │ │ │ │ svclt 0x0000ef04 │ │ │ │ @ instruction: 0x001988de │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ mulseq r9, r8, r8 │ │ │ │ - andeq r7, ip, r8, asr #27 │ │ │ │ + andeq r7, ip, r4, asr #27 │ │ │ │ andseq ip, sl, r6, lsr r5 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ ldmibmi r1, {r0, r1, r2, r3, r9, sl, lr} │ │ │ │ umulllt r4, r8, r1, sl │ │ │ │ @@ -257345,22 +257345,22 @@ │ │ │ │ svcge 0x0017f43f │ │ │ │ strtmi r2, [r1], -r3, lsl #4 │ │ │ │ stmvs r2, {r9, ip, pc} │ │ │ │ @ instruction: 0xe7104798 │ │ │ │ stcl 7, cr15, [ip, #12] │ │ │ │ andseq r8, r9, r4, asr #16 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andeq r7, ip, r4, ror sp │ │ │ │ + andeq r7, ip, r0, ror sp │ │ │ │ andseq sp, fp, r4, asr #31 │ │ │ │ @ instruction: 0x001987b0 │ │ │ │ andseq sp, fp, r8, ror pc │ │ │ │ andseq sp, fp, lr, lsl #30 │ │ │ │ andseq sp, fp, sl, ror #29 │ │ │ │ @ instruction: 0xfffffdfd │ │ │ │ - andeq r7, ip, r2, asr #23 │ │ │ │ + @ instruction: 0x000c7bbe │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec68ccc <__bss_end__@@Base+0xfe963518> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldclmi 15, cr0, [ip, #-800]! @ 0xfffffce0 │ │ │ │ bmi 2023328 <__bss_end__@@Base+0x1d1db74> │ │ │ │ ldrbtmi fp, [sp], #-139 @ 0xffffff75 │ │ │ │ stmiapl sl!, {r8, r9, sp} │ │ │ │ @@ -257487,23 +257487,23 @@ │ │ │ │ svclt 0x0000ecae │ │ │ │ andseq r8, r9, r6, asr #11 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r8, r9, ip, ror r5 │ │ │ │ muleq fp, r4, pc @ │ │ │ │ andeq sp, fp, r0, ror #30 │ │ │ │ andeq sp, fp, r8, lsl #30 │ │ │ │ - muleq pc, r8, r4 @ │ │ │ │ - andeq r7, ip, lr, lsl #19 │ │ │ │ - andeq r7, ip, r0, lsr #19 │ │ │ │ - andeq sl, pc, r4, lsl #9 │ │ │ │ - andeq r7, ip, sl, ror r9 │ │ │ │ + muleq pc, r4, r4 @ │ │ │ │ + andeq r7, ip, sl, lsl #19 │ │ │ │ + muleq ip, ip, r9 │ │ │ │ + andeq sl, pc, r0, lsl #9 │ │ │ │ + andeq r7, ip, r6, ror r9 │ │ │ │ andeq sp, fp, r0, ror ip │ │ │ │ - andeq sl, pc, r0, ror r4 @ │ │ │ │ - andeq r7, ip, r6, ror #18 │ │ │ │ - muleq ip, r0, r9 │ │ │ │ + andeq sl, pc, ip, ror #8 │ │ │ │ + andeq r7, ip, r2, ror #18 │ │ │ │ + andeq r7, ip, ip, lsl #19 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec68f08 <__bss_end__@@Base+0xfe963754> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ svcmi 0x001a0fe8 │ │ │ │ cdpmi 6, 1, cr4, cr10, cr4, {0} │ │ │ │ ldrbtmi r2, [pc], #-316 @ 111d18 │ │ │ │ ldrbtmi r2, [lr], #-1 │ │ │ │ @@ -257608,17 +257608,17 @@ │ │ │ │ strcs lr, [r2, #-3454] @ 0xfffff282 │ │ │ │ stmiavs r0!, {r1, r3, r4, r6, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ ldcl 7, cr15, [r8, #-12]! │ │ │ │ @ instruction: 0xf7034620 │ │ │ │ @ instruction: 0xe7f6ed76 │ │ │ │ @ instruction: 0xfffffc8f │ │ │ │ andseq sp, fp, lr, lsr sl │ │ │ │ - muleq pc, r4, r2 @ │ │ │ │ - andeq r7, ip, sl, lsl #15 │ │ │ │ - ldrdeq r7, [ip], -r6 │ │ │ │ + muleq pc, r0, r2 @ │ │ │ │ + andeq r7, ip, r6, lsl #15 │ │ │ │ + ldrdeq r7, [ip], -r2 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec690d4 <__bss_end__@@Base+0xfe963920> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdavs r3, {r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ cmplt r3, r5, lsl #12 │ │ │ │ @ instruction: 0x462a491e │ │ │ │ ldrbtmi r6, [r9], #-2072 @ 0xfffff7e8 │ │ │ │ @@ -257752,17 +257752,17 @@ │ │ │ │ blmi 2c1508 │ │ │ │ subsvc pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ b fe54fd08 <__bss_end__@@Base+0xfe24a554> │ │ │ │ andseq sp, fp, r4, asr #15 │ │ │ │ - andeq sl, pc, r8, lsr r0 @ │ │ │ │ - andeq r7, ip, lr, lsr #10 │ │ │ │ - andeq r7, ip, r6, lsl #11 │ │ │ │ + andeq sl, pc, r4, lsr r0 @ │ │ │ │ + andeq r7, ip, sl, lsr #10 │ │ │ │ + andeq r7, ip, r2, lsl #11 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c0f8cc │ │ │ │ addlt r4, r8, r6, ror fp │ │ │ │ ldrbtmi r4, [fp], #-2422 @ 0xfffff68a │ │ │ │ ldrbtmi r4, [r9], #-2678 @ 0xfffff58a │ │ │ │ @@ -257884,33 +257884,33 @@ │ │ │ │ svclt 0x0000e9a0 │ │ │ │ andseq sp, fp, r2, ror #14 │ │ │ │ andseq r7, r9, sl, ror pc │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r7, r9, r4, ror pc │ │ │ │ andseq sp, fp, r2, lsr r7 │ │ │ │ andseq fp, sl, r4, lsl #24 │ │ │ │ - andeq r7, ip, r6, lsr r5 │ │ │ │ + andeq r7, ip, r2, lsr r5 │ │ │ │ andseq fp, sl, sl, asr #23 │ │ │ │ @ instruction: 0x001bd6f4 │ │ │ │ - andeq r7, ip, r0, lsr #10 │ │ │ │ + andeq r7, ip, ip, lsl r5 │ │ │ │ andseq fp, sl, r8, lsl #23 │ │ │ │ - andeq r7, ip, lr, lsl #10 │ │ │ │ + andeq r7, ip, sl, lsl #10 │ │ │ │ andseq sp, fp, r8, lsr #13 │ │ │ │ andseq fp, sl, r6, ror #22 │ │ │ │ andseq fp, sl, r0, ror #22 │ │ │ │ - andeq r7, ip, r2, lsl r5 │ │ │ │ - strdeq r7, [ip], -r6 │ │ │ │ + andeq r7, ip, lr, lsl #10 │ │ │ │ + strdeq r7, [ip], -r2 │ │ │ │ andseq sp, fp, r2, lsr r6 │ │ │ │ andseq sp, fp, r8, lsr #12 │ │ │ │ andseq fp, sl, r8, asr #21 │ │ │ │ - andeq r7, ip, r8, ror r4 │ │ │ │ + andeq r7, ip, r4, ror r4 │ │ │ │ andseq sp, fp, r6, ror #11 │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ @ instruction: 0xfffff44f │ │ │ │ - andeq r7, ip, r8, asr r4 │ │ │ │ + andeq r7, ip, r4, asr r4 │ │ │ │ andseq r7, r9, ip, asr #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec6956c <__bss_end__@@Base+0xfe963db8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strmi r0, [r4], -r8, ror #31 │ │ │ │ @ instruction: 0xf7032000 │ │ │ │ @@ -257997,15 +257997,15 @@ │ │ │ │ stmiapl fp!, {r3, r8, r9, fp, lr}^ │ │ │ │ bvs 17ec52c <__bss_end__@@Base+0x14e6d78> │ │ │ │ andlt r6, r2, fp, asr r8 │ │ │ │ ldrhtmi lr, [r0], #-141 @ 0xffffff73 │ │ │ │ svclt 0x00004718 │ │ │ │ andseq sp, fp, r0, lsr r4 │ │ │ │ andseq r7, r9, r6, asr #24 │ │ │ │ - andeq r7, ip, lr, lsl #5 │ │ │ │ + andeq r7, ip, sl, lsl #5 │ │ │ │ andseq fp, sl, r6, lsl #19 │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec696e8 <__bss_end__@@Base+0xfe963f34> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ movtlt r0, #8184 @ 0x1ff8 │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ @@ -258050,29 +258050,29 @@ │ │ │ │ @ instruction: 0xf7034478 │ │ │ │ blmi 58c6ac <__bss_end__@@Base+0x286ef8> │ │ │ │ rsbne pc, r3, #64, 4 │ │ │ │ ldmdami r1, {r4, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7034478 │ │ │ │ svclt 0x0000e83c │ │ │ │ - andeq r9, pc, r8, asr ip @ │ │ │ │ - andeq r7, ip, lr, lsl r2 │ │ │ │ - andeq r7, ip, r0, lsr r2 │ │ │ │ - andeq r9, pc, r4, asr #24 │ │ │ │ - andeq r7, ip, sl, lsl #4 │ │ │ │ + andeq r9, pc, r4, asr ip @ │ │ │ │ + andeq r7, ip, sl, lsl r2 │ │ │ │ andeq r7, ip, ip, lsr #4 │ │ │ │ - andeq r9, pc, r0, lsr ip @ │ │ │ │ - strdeq r7, [ip], -r6 │ │ │ │ - andeq r7, ip, r8, asr #5 │ │ │ │ - andeq r9, pc, ip, lsl ip @ │ │ │ │ - andeq r7, ip, r2, ror #3 │ │ │ │ - andeq r7, ip, ip, lsl r2 │ │ │ │ - andeq r9, pc, r8, lsl #24 │ │ │ │ - andeq r7, ip, lr, asr #3 │ │ │ │ - andeq r7, ip, r0, asr #4 │ │ │ │ + andeq r9, pc, r0, asr #24 │ │ │ │ + andeq r7, ip, r6, lsl #4 │ │ │ │ + andeq r7, ip, r8, lsr #4 │ │ │ │ + andeq r9, pc, ip, lsr #24 │ │ │ │ + strdeq r7, [ip], -r2 │ │ │ │ + andeq r7, ip, r4, asr #5 │ │ │ │ + andeq r9, pc, r8, lsl ip @ │ │ │ │ + ldrdeq r7, [ip], -lr │ │ │ │ + andeq r7, ip, r8, lsl r2 │ │ │ │ + andeq r9, pc, r4, lsl #24 │ │ │ │ + andeq r7, ip, sl, asr #3 │ │ │ │ + andeq r7, ip, ip, lsr r2 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e0f8cc │ │ │ │ ldrsbthi pc, [r0], pc @ │ │ │ │ tstcs r1, pc, lsl #12 │ │ │ │ ldrmi r4, [r6], -r5, lsl #12 │ │ │ │ @@ -258175,20 +258175,20 @@ │ │ │ │ svc 0x004cf702 │ │ │ │ vqdmulh.s d20, d0, d8 │ │ │ │ stmdbmi r8, {r0, r1, r3, r6, r9, ip} │ │ │ │ ldrbtmi r4, [fp], #-2056 @ 0xfffff7f8 │ │ │ │ tstcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7024478 │ │ │ │ svclt 0x0000ef42 │ │ │ │ - andeq r9, pc, ip, lsr #20 │ │ │ │ - strdeq r6, [ip], -r2 │ │ │ │ - muleq ip, r2, r0 │ │ │ │ - andeq r9, pc, r6, lsl sl @ │ │ │ │ - ldrdeq r6, [ip], -ip │ │ │ │ - muleq ip, r0, r0 │ │ │ │ + andeq r9, pc, r8, lsr #20 │ │ │ │ + andeq r6, ip, lr, ror #31 │ │ │ │ + andeq r7, ip, lr, lsl #1 │ │ │ │ + andeq r9, pc, r2, lsl sl @ │ │ │ │ + ldrdeq r6, [ip], -r8 │ │ │ │ + andeq r7, ip, ip, lsl #1 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e0f8cc │ │ │ │ bvs 21c3cc │ │ │ │ strmi r4, [lr], -r0, lsl #13 │ │ │ │ ldrbmi lr, [r4], -r1 │ │ │ │ @@ -258216,17 +258216,17 @@ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 25680c │ │ │ │ sbcmi pc, r5, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-824 @ 0xfffffcc8 │ │ │ │ cdp 7, 14, cr15, cr14, cr2, {0} │ │ │ │ - andeq r9, pc, r0, ror r9 @ │ │ │ │ - andeq r6, ip, r6, lsr pc │ │ │ │ - strdeq r6, [ip], -lr │ │ │ │ + andeq r9, pc, ip, ror #18 │ │ │ │ + andeq r6, ip, r2, lsr pc │ │ │ │ + strdeq r6, [ip], -sl │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e0f8cc │ │ │ │ tstcs r1, sp, lsr #28 │ │ │ │ stmvs r0, {r0, r2, r9, sl, lr} │ │ │ │ @ instruction: 0xf82cf03b │ │ │ │ @@ -258271,15 +258271,15 @@ │ │ │ │ stmdacs r0, {r0, r2, r5, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ ldmdbvs r2!, {r1, r3, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ @ instruction: 0x4620e7b8 │ │ │ │ @ instruction: 0xff38f07a │ │ │ │ svclt 0x0000e7c0 │ │ │ │ andseq r7, r9, r6, lsr r8 │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ - andeq r6, ip, r2, lsr #31 │ │ │ │ + muleq ip, lr, pc @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec69b28 <__bss_end__@@Base+0xfe964374> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmiavs fp, {r3, r4, r5, r6, r7, r8, r9, sl, fp}^ │ │ │ │ stmvs sl, {r0, r1, r3, r4, r6, r8, fp, ip, sp, pc} │ │ │ │ stmdavs ip, {r1, r3, r4, r5, r6, r7, r8, fp, ip, sp, pc} │ │ │ │ bvs 1fef8c │ │ │ │ @@ -258299,23 +258299,23 @@ │ │ │ │ @ instruction: 0xf7024478 │ │ │ │ blmi 40e2c8 <__bss_end__@@Base+0x108b14> │ │ │ │ rsbseq pc, pc, #64, 12 @ 0x4000000 │ │ │ │ stmdami fp, {r1, r3, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-852 @ 0xfffffcac │ │ │ │ cdp 7, 4, cr15, cr8, cr2, {0} │ │ │ │ - andeq r9, pc, r0, asr r8 @ │ │ │ │ - andeq r6, ip, r6, lsl lr │ │ │ │ - @ instruction: 0x000c6eb6 │ │ │ │ - andeq r9, pc, sl, lsr r8 @ │ │ │ │ - andeq r6, ip, r0, lsl #28 │ │ │ │ + andeq r9, pc, ip, asr #16 │ │ │ │ + andeq r6, ip, r2, lsl lr │ │ │ │ + @ instruction: 0x000c6eb2 │ │ │ │ + andeq r9, pc, r6, lsr r8 @ │ │ │ │ strdeq r6, [ip], -ip │ │ │ │ - andeq r9, pc, r4, lsr #16 │ │ │ │ - andeq r6, ip, sl, ror #27 │ │ │ │ - muleq ip, lr, lr │ │ │ │ + strdeq r6, [ip], -r8 │ │ │ │ + andeq r9, pc, r0, lsr #16 │ │ │ │ + andeq r6, ip, r6, ror #27 │ │ │ │ + muleq ip, sl, lr │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec69bb8 <__bss_end__@@Base+0xfe964404> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46050ff0 │ │ │ │ @ instruction: 0xf03d6980 │ │ │ │ stcmi 15, cr15, [r7], #-476 @ 0xfffffe24 │ │ │ │ ldrbtmi r6, [ip], #-2280 @ 0xfffff718 │ │ │ │ @@ -258614,20 +258614,20 @@ │ │ │ │ andseq ip, fp, r0, ror #27 │ │ │ │ andeq r0, r0, r0, lsr lr │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ andseq ip, fp, lr, asr sp │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ @ instruction: 0x001ab2d6 │ │ │ │ andseq fp, sl, lr, asr #5 │ │ │ │ - andeq r4, ip, ip, asr #28 │ │ │ │ - andeq pc, fp, r2, ror #19 │ │ │ │ - andeq pc, fp, r4, ror #6 │ │ │ │ - andeq r6, ip, sl, ror #22 │ │ │ │ + andeq r4, ip, r8, asr #28 │ │ │ │ + ldrdeq pc, [fp], -lr │ │ │ │ + andeq pc, fp, r0, ror #6 │ │ │ │ + andeq r6, ip, r6, ror #22 │ │ │ │ andseq ip, fp, sl, lsr #22 │ │ │ │ - andeq r6, ip, r0, ror #21 │ │ │ │ + ldrdeq r6, [ip], -ip │ │ │ │ @ instruction: 0x001bcaba │ │ │ │ mulseq r9, ip, r2 │ │ │ │ @ instruction: 0xfffffc4b │ │ │ │ @ instruction: 0xe6a12637 │ │ │ │ blmi fe5e58f0 <__bss_end__@@Base+0xfe2e013c> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ blls 6ecf18 <__bss_end__@@Base+0x3e7764> │ │ │ │ @@ -258774,22 +258774,22 @@ │ │ │ │ @ instruction: 0xf8ddea9e │ │ │ │ @ instruction: 0xf8ddb01c │ │ │ │ strt r9, [r1], -r4, lsr #32 │ │ │ │ b fe9d0cf8 <__bss_end__@@Base+0xfe6cb544> │ │ │ │ @ instruction: 0x001971f8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x001971be │ │ │ │ - andeq pc, fp, r0, lsr r7 @ │ │ │ │ - andeq r1, sp, lr, lsl #7 │ │ │ │ + andeq pc, fp, ip, lsr #14 │ │ │ │ + andeq r1, sp, sl, lsl #7 │ │ │ │ mulseq fp, sl, r8 │ │ │ │ andseq sl, sl, sl, ror #27 │ │ │ │ - andeq r6, ip, ip, asr r8 │ │ │ │ + andeq r6, ip, r8, asr r8 │ │ │ │ @ instruction: 0xfffff3c7 │ │ │ │ - andeq r9, pc, lr, asr #1 │ │ │ │ - muleq ip, r4, r6 │ │ │ │ + andeq r9, pc, sl, asr #1 │ │ │ │ + muleq ip, r0, r6 │ │ │ │ andeq ip, fp, ip, lsr r8 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00a8f8cc │ │ │ │ addlt r6, sp, r7, asr #21 │ │ │ │ rsbsge pc, r4, #14614528 @ 0xdf0000 │ │ │ │ @@ -258947,21 +258947,21 @@ │ │ │ │ @ instruction: 0xf7026830 │ │ │ │ ldrtmi lr, [r0], -r4, lsl #22 │ │ │ │ bl 150fa8 │ │ │ │ str r2, [lr, r2, lsl #14] │ │ │ │ beq 1cf4e4 │ │ │ │ svclt 0x0000e728 │ │ │ │ andseq r6, r9, r6, ror #30 │ │ │ │ - andeq r6, ip, r0, asr #14 │ │ │ │ + andeq r6, ip, ip, lsr r7 │ │ │ │ andeq r0, r0, r8, ror #12 │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ andeq r0, r0, r0, lsr lr │ │ │ │ andeq r1, r0, r5, asr r4 │ │ │ │ - ldrdeq r6, [ip], -lr │ │ │ │ - muleq ip, r6, r5 │ │ │ │ + ldrdeq r6, [ip], -sl │ │ │ │ + muleq ip, r2, r5 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d8f8cc │ │ │ │ ldmmi r0!, {r0, r2, r9, sl, lr}^ │ │ │ │ @ instruction: 0x460c4bf0 │ │ │ │ ldmibmi r0!, {r3, r4, r5, r6, sl, lr}^ │ │ │ │ @@ -259201,29 +259201,29 @@ │ │ │ │ @ instruction: 0xf7024638 │ │ │ │ strtmi lr, [r0], -r8, lsl #18 │ │ │ │ stmdb r4, {r1, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf701e78b │ │ │ │ svclt 0x0000ef4c │ │ │ │ @ instruction: 0x00196cbc │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andeq r6, ip, r0, lsl r5 │ │ │ │ + andeq r6, ip, ip, lsl #10 │ │ │ │ andseq r6, r9, r2, lsl #23 │ │ │ │ - andeq r6, ip, lr, lsl r4 │ │ │ │ - andeq r6, ip, r4, lsl #13 │ │ │ │ - andeq r6, ip, lr, asr r3 │ │ │ │ - andeq r6, ip, lr, asr r3 │ │ │ │ - andeq r5, ip, r6, asr #14 │ │ │ │ - @ instruction: 0x000c62bc │ │ │ │ + andeq r6, ip, sl, lsl r4 │ │ │ │ + andeq r6, ip, r0, lsl #13 │ │ │ │ + andeq r6, ip, sl, asr r3 │ │ │ │ + andeq r6, ip, sl, asr r3 │ │ │ │ + andeq r5, ip, r2, asr #14 │ │ │ │ + @ instruction: 0x000c62b8 │ │ │ │ mulseq sl, ip, r7 │ │ │ │ - muleq ip, lr, r2 │ │ │ │ - andeq r6, ip, r2, asr #16 │ │ │ │ + muleq ip, sl, r2 │ │ │ │ + andeq r6, ip, lr, lsr r8 │ │ │ │ andseq sl, sl, ip, lsr r7 │ │ │ │ - andeq r6, ip, lr, asr r2 │ │ │ │ + andeq r6, ip, sl, asr r2 │ │ │ │ andseq sl, sl, r4, lsl #14 │ │ │ │ - andeq r6, ip, sl, asr #3 │ │ │ │ + andeq r6, ip, r6, asr #3 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0068f8cc │ │ │ │ @ instruction: 0xf8df4617 │ │ │ │ ldrmi r2, [sp], -r8, ror #15 │ │ │ │ ubfxcc pc, pc, #17, #5 │ │ │ │ @@ -259743,30 +259743,30 @@ │ │ │ │ andeq r0, r0, r4, lsl #23 │ │ │ │ @ instruction: 0x001bbed4 │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ andseq fp, fp, r4, asr lr │ │ │ │ andseq fp, fp, r4, lsl #28 │ │ │ │ andseq fp, fp, sl, ror #26 │ │ │ │ andseq sl, sl, sl, ror r2 │ │ │ │ - andeq r5, ip, r8, ror #27 │ │ │ │ - @ instruction: 0x000c5dba │ │ │ │ - ldrdeq lr, [fp], -sl │ │ │ │ + andeq r5, ip, r4, ror #27 │ │ │ │ + @ instruction: 0x000c5db6 │ │ │ │ + ldrdeq lr, [fp], -r6 │ │ │ │ @ instruction: 0x001aa1bc │ │ │ │ - andeq r5, ip, r4, lsl #27 │ │ │ │ + andeq r5, ip, r0, lsl #27 │ │ │ │ andseq fp, fp, r6, asr #23 │ │ │ │ - @ instruction: 0x000c5cb8 │ │ │ │ - andeq r8, pc, r0, asr r4 @ │ │ │ │ - andeq r5, ip, r6, lsl sl │ │ │ │ + @ instruction: 0x000c5cb4 │ │ │ │ + andeq r8, pc, ip, asr #8 │ │ │ │ + andeq r5, ip, r2, lsl sl │ │ │ │ @ instruction: 0x000bbbbe │ │ │ │ - andeq r8, pc, r6, lsr r4 @ │ │ │ │ - strdeq r5, [ip], -ip │ │ │ │ + andeq r8, pc, r2, lsr r4 @ │ │ │ │ + strdeq r5, [ip], -r8 │ │ │ │ andeq fp, fp, r4, lsr #23 │ │ │ │ - andeq lr, fp, ip, asr #16 │ │ │ │ - andeq lr, fp, r8, lsr #15 │ │ │ │ - strdeq r0, [sp], -r6 │ │ │ │ + andeq lr, fp, r8, asr #16 │ │ │ │ + andeq lr, fp, r4, lsr #15 │ │ │ │ + strdeq r0, [sp], -r2 │ │ │ │ andseq fp, fp, r0, ror #17 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c0f8cc │ │ │ │ addlt r4, r7, r4, lsr #21 │ │ │ │ ldrbtmi r4, [sl], #-2980 @ 0xfffff45c │ │ │ │ @@ -260719,44 +260719,44 @@ │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsl #22 │ │ │ │ andeq r0, r0, r4, lsl #23 │ │ │ │ andseq sl, fp, lr, lsr #31 │ │ │ │ @ instruction: 0x001957b6 │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ @ instruction: 0xfffffa27 │ │ │ │ - andeq r5, ip, ip, asr #2 │ │ │ │ + andeq r5, ip, r8, asr #2 │ │ │ │ andseq sl, fp, sl, asr #29 │ │ │ │ andseq sl, fp, ip, lsl lr │ │ │ │ @ instruction: 0xffffdfab │ │ │ │ @ instruction: 0x001badba │ │ │ │ andseq sl, fp, r8, ror ip │ │ │ │ - andeq r4, ip, r6, lsr #27 │ │ │ │ + andeq r4, ip, r2, lsr #27 │ │ │ │ andseq sl, fp, sl, ror #22 │ │ │ │ - andeq r4, ip, r2, ror sp │ │ │ │ + andeq r4, ip, lr, ror #26 │ │ │ │ andseq r9, sl, ip, lsr #32 │ │ │ │ - andeq r4, ip, r2, asr ip │ │ │ │ - andeq r4, ip, r2, ror #24 │ │ │ │ - andseq r9, sl, r0 │ │ │ │ andeq r4, ip, lr, asr #24 │ │ │ │ + andeq r4, ip, lr, asr ip │ │ │ │ + andseq r9, sl, r0 │ │ │ │ + andeq r4, ip, sl, asr #24 │ │ │ │ andseq r8, sl, ip, lsl #31 │ │ │ │ - andeq r4, ip, r6, lsl #23 │ │ │ │ - andeq r7, pc, r2, ror #5 │ │ │ │ - andeq r4, ip, r8, lsr #17 │ │ │ │ - strdeq r1, [ip], -r0 │ │ │ │ - andeq r7, pc, r8, asr #5 │ │ │ │ - andeq r4, ip, lr, lsl #17 │ │ │ │ + andeq r4, ip, r2, lsl #23 │ │ │ │ + ldrdeq r7, [pc], -lr │ │ │ │ + andeq r4, ip, r4, lsr #17 │ │ │ │ + andeq r1, ip, ip, ror #23 │ │ │ │ + andeq r7, pc, r4, asr #5 │ │ │ │ + andeq r4, ip, sl, lsl #17 │ │ │ │ andeq sl, fp, r6, lsr sl │ │ │ │ - @ instruction: 0x000f72b2 │ │ │ │ - andeq r4, ip, r8, ror r8 │ │ │ │ + andeq r7, pc, lr, lsr #5 │ │ │ │ + andeq r4, ip, r4, ror r8 │ │ │ │ andeq sl, fp, r0, lsr #20 │ │ │ │ - muleq pc, ip, r2 @ │ │ │ │ - andeq r4, ip, r2, ror #16 │ │ │ │ + muleq pc, r8, r2 @ │ │ │ │ + andeq r4, ip, lr, asr r8 │ │ │ │ andeq sl, fp, sl, lsl #20 │ │ │ │ - andeq r7, pc, r6, lsl #5 │ │ │ │ - andeq r4, ip, ip, asr #16 │ │ │ │ + andeq r7, pc, r2, lsl #5 │ │ │ │ + andeq r4, ip, r8, asr #16 │ │ │ │ strdeq sl, [fp], -r4 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec6c1e4 <__bss_end__@@Base+0xfe966a30> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ teqcs r8, r0 @ │ │ │ │ andcs r4, r1, r5, lsl #12 │ │ │ │ @ instruction: 0xf7014c15 │ │ │ │ @@ -260780,15 +260780,15 @@ │ │ │ │ ldmdavs fp, {r4, r5, r6, lr} │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r6, r9, fp, sp, lr} │ │ │ │ andcs r4, r2, r8, lsl r7 │ │ │ │ svclt 0x0000bd70 │ │ │ │ andseq r5, r9, r8, lsr #1 │ │ │ │ andseq sl, fp, lr, lsl #17 │ │ │ │ andseq r8, sl, r8, lsl lr │ │ │ │ - andeq r4, ip, r0, lsr #21 │ │ │ │ + muleq ip, ip, sl │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ addlt r2, r5, r0 │ │ │ │ @ instruction: 0xf7fd4c46 │ │ │ │ @@ -260866,15 +260866,15 @@ │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ @ instruction: 0xffffd9e7 │ │ │ │ @ instruction: 0x001ba7f8 │ │ │ │ @ instruction: 0x001ba7bc │ │ │ │ andseq sl, fp, r8, ror r7 │ │ │ │ andseq sl, fp, r0, lsr r7 │ │ │ │ @ instruction: 0x001a8cda │ │ │ │ - muleq ip, r0, r9 │ │ │ │ + andeq r4, ip, ip, lsl #19 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00a8f8cc │ │ │ │ bmi 1126a18 <__bss_end__@@Base+0xe21264> │ │ │ │ blmi 1126a40 <__bss_end__@@Base+0xe2128c> │ │ │ │ addlt r4, sp, sl, ror r4 │ │ │ │ @@ -260970,17 +260970,17 @@ │ │ │ │ blx 1e53328 <__bss_end__@@Base+0x1b4db74> │ │ │ │ @ instruction: 0xf6404b05 │ │ │ │ stmdbmi r5, {r0, r3, r4, r6, r7, r9, ip, sp, lr} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ bicscc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7004478 │ │ │ │ svclt 0x0000e96a │ │ │ │ - andeq r6, pc, r6, ror #28 │ │ │ │ - andeq r4, ip, ip, lsr #8 │ │ │ │ - andeq r4, ip, ip, lsr r4 │ │ │ │ + andeq r6, pc, r2, ror #28 │ │ │ │ + andeq r4, ip, r8, lsr #8 │ │ │ │ + andeq r4, ip, r8, lsr r4 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e8f8cc │ │ │ │ strmi r4, [lr], -r5, lsl #12 │ │ │ │ tstcs r4, r1 │ │ │ │ @ instruction: 0x8701e9d5 │ │ │ │ @@ -261333,45 +261333,45 @@ │ │ │ │ mrc 6, 4, APSR_nzcv, cr14, cr15, {7} │ │ │ │ @ instruction: 0xf44f4b22 │ │ │ │ stmdbmi r2!, {r0, r1, r3, r7, r9, ip, sp, lr} │ │ │ │ ldrbtmi r4, [fp], #-2082 @ 0xfffff7de │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mrc 6, 4, APSR_nzcv, cr4, cr15, {7} │ │ │ │ andseq r3, r9, r0, lsl r9 │ │ │ │ - @ instruction: 0x000c44be │ │ │ │ + @ instruction: 0x000c44ba │ │ │ │ andseq r4, r9, r8, lsl sl │ │ │ │ @ instruction: 0x001938de │ │ │ │ - muleq ip, r0, r4 │ │ │ │ - andeq r6, pc, lr, lsr ip @ │ │ │ │ - andeq r4, ip, ip, asr r4 │ │ │ │ + andeq r4, ip, ip, lsl #9 │ │ │ │ + andeq r6, pc, sl, lsr ip @ │ │ │ │ + andeq r4, ip, r8, asr r4 │ │ │ │ andeq sl, fp, ip, lsl #4 │ │ │ │ andseq r3, r9, r4, ror r8 │ │ │ │ - andeq r4, ip, lr, lsr #8 │ │ │ │ + andeq r4, ip, sl, lsr #8 │ │ │ │ andseq r3, r9, ip, lsl r8 │ │ │ │ - ldrdeq r4, [ip], -sl │ │ │ │ + ldrdeq r4, [ip], -r6 │ │ │ │ andeq r0, r0, r8, lsl sl │ │ │ │ - andeq r6, pc, r4, lsr fp @ │ │ │ │ - andeq r4, ip, r2, asr r3 │ │ │ │ + andeq r6, pc, r0, lsr fp @ │ │ │ │ + andeq r4, ip, lr, asr #6 │ │ │ │ andeq sl, fp, r2, lsl #2 │ │ │ │ - andeq r4, ip, r6, asr #6 │ │ │ │ + andeq r4, ip, r2, asr #6 │ │ │ │ muleq r0, r4, sp │ │ │ │ - andeq r6, pc, ip, ror #21 │ │ │ │ - andeq r4, ip, sl, lsl #6 │ │ │ │ + andeq r6, pc, r8, ror #21 │ │ │ │ + andeq r4, ip, r6, lsl #6 │ │ │ │ strheq sl, [fp], -sl @ │ │ │ │ - @ instruction: 0x000f6ab8 │ │ │ │ - ldrdeq r4, [ip], -r6 │ │ │ │ + @ instruction: 0x000f6ab4 │ │ │ │ + ldrdeq r4, [ip], -r2 │ │ │ │ andeq sl, fp, r6, lsl #1 │ │ │ │ - muleq pc, ip, sl @ │ │ │ │ - @ instruction: 0x000c42ba │ │ │ │ + muleq pc, r8, sl @ │ │ │ │ + @ instruction: 0x000c42b6 │ │ │ │ andeq sl, fp, sl, rrx │ │ │ │ - andeq r6, pc, r0, ror sl @ │ │ │ │ - andeq r4, ip, lr, lsl #5 │ │ │ │ + andeq r6, pc, ip, ror #20 │ │ │ │ + andeq r4, ip, sl, lsl #5 │ │ │ │ andeq sl, fp, lr, lsr r0 │ │ │ │ - andeq r6, pc, sl, asr sl @ │ │ │ │ - andeq r4, ip, r8, ror r2 │ │ │ │ + andeq r6, pc, r6, asr sl @ │ │ │ │ + andeq r4, ip, r4, ror r2 │ │ │ │ andeq sl, fp, sl, lsr #32 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e0f8cc │ │ │ │ ldrsbls pc, [r8, #-143] @ 0xffffff71 @ │ │ │ │ ldrbtmi r4, [r9], #1543 @ 0x607 │ │ │ │ @@ -261458,31 +261458,31 @@ │ │ │ │ addne pc, pc, #64, 4 │ │ │ │ ldmdami r6, {r0, r2, r4, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-916 @ 0xfffffc6c │ │ │ │ ldc 6, cr15, [ip, #1020] @ 0x3fc │ │ │ │ andseq r4, r9, r2, lsl r7 │ │ │ │ @ instruction: 0x001935f6 │ │ │ │ - muleq ip, lr, r1 │ │ │ │ - andeq r4, ip, r2, asr #2 │ │ │ │ + muleq ip, sl, r1 │ │ │ │ + andeq r4, ip, lr, lsr r1 │ │ │ │ andeq r0, r0, r8, ror #22 │ │ │ │ - andeq r6, pc, lr, lsl #18 │ │ │ │ - andeq r4, ip, ip, lsr #2 │ │ │ │ + andeq r6, pc, sl, lsl #18 │ │ │ │ + andeq r4, ip, r8, lsr #2 │ │ │ │ ldrdeq r9, [fp], -ip │ │ │ │ - andeq r6, pc, lr, lsr #17 │ │ │ │ - andeq r4, ip, ip, asr #1 │ │ │ │ + andeq r6, pc, sl, lsr #17 │ │ │ │ + andeq r4, ip, r8, asr #1 │ │ │ │ andeq r9, fp, ip, ror lr │ │ │ │ - muleq pc, r8, r8 @ │ │ │ │ - strheq r4, [ip], -r6 │ │ │ │ + muleq pc, r4, r8 @ │ │ │ │ + strheq r4, [ip], -r2 │ │ │ │ andeq r9, fp, r6, ror #28 │ │ │ │ - andeq r6, pc, r2, lsl #17 │ │ │ │ - andeq r4, ip, r0, lsr #1 │ │ │ │ + andeq r6, pc, lr, ror r8 @ │ │ │ │ + muleq ip, ip, r0 │ │ │ │ andeq r9, fp, r0, asr lr │ │ │ │ - andeq r6, pc, ip, ror #16 │ │ │ │ - andeq r4, ip, sl, lsl #1 │ │ │ │ + andeq r6, pc, r8, ror #16 │ │ │ │ + andeq r4, ip, r6, lsl #1 │ │ │ │ andeq r9, fp, sl, lsr lr │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec6cd3c <__bss_end__@@Base+0xfe967588> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ cdpmi 15, 2, cr0, cr7, cr8, {7} │ │ │ │ stmdacs r0, {r1, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf5b1d03c │ │ │ │ @@ -261521,20 +261521,20 @@ │ │ │ │ stmdbmi fp, {r0, r3, r6, r9, ip} │ │ │ │ ldrbtmi r4, [fp], #-2059 @ 0xfffff7f5 │ │ │ │ movscc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf6ff4478 │ │ │ │ svclt 0x0000ed20 │ │ │ │ andseq r4, r9, ip, asr r5 │ │ │ │ andeq r0, r0, r0, lsr #25 │ │ │ │ - andeq r6, pc, ip, lsr #15 │ │ │ │ - andeq r3, ip, sl, asr #31 │ │ │ │ + andeq r6, pc, r8, lsr #15 │ │ │ │ + andeq r3, ip, r6, asr #31 │ │ │ │ andeq r9, fp, sl, ror sp │ │ │ │ andeq r0, r0, r8, asr #23 │ │ │ │ - andeq r6, pc, r2, ror r7 @ │ │ │ │ - muleq ip, r0, pc @ │ │ │ │ + andeq r6, pc, lr, ror #14 │ │ │ │ + andeq r3, ip, ip, lsl #31 │ │ │ │ andeq r9, fp, r0, asr #26 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c0f8cc │ │ │ │ @ instruction: 0xf8df4692 │ │ │ │ ldrmi r2, [ip], -ip, lsr #16 │ │ │ │ @@ -262063,72 +262063,72 @@ │ │ │ │ andseq r4, r9, r0, lsl #9 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r4, r9, r4, ror r4 │ │ │ │ andseq r4, r9, r4, asr #8 │ │ │ │ andeq r0, r0, ip, ror fp │ │ │ │ andseq r4, r9, r8, asr #7 │ │ │ │ andseq pc, r8, r0, asr #27 │ │ │ │ - ldrdeq ip, [fp], -r4 │ │ │ │ + ldrdeq ip, [fp], -r0 │ │ │ │ andeq r0, r0, r0, lsr #25 │ │ │ │ andeq r0, r0, r4, lsr r8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ - ldrdeq r7, [ip], -lr │ │ │ │ + ldrdeq r7, [ip], -sl │ │ │ │ muleq r0, r4, sp │ │ │ │ andeq r0, r0, r8, asr #23 │ │ │ │ - andeq r6, pc, ip, lsl #8 │ │ │ │ - andeq r3, ip, sl, lsr #24 │ │ │ │ + andeq r6, pc, r8, lsl #8 │ │ │ │ + andeq r3, ip, r6, lsr #24 │ │ │ │ ldrdeq r9, [fp], -sl │ │ │ │ andeq r0, r0, ip, lsl #21 │ │ │ │ andeq r0, r0, r4, ror #12 │ │ │ │ - andeq r6, pc, r8, ror r3 @ │ │ │ │ - muleq ip, r6, fp │ │ │ │ + andeq r6, pc, r4, ror r3 @ │ │ │ │ + muleq ip, r2, fp │ │ │ │ andeq r9, fp, r6, asr #18 │ │ │ │ - ldrdeq r6, [pc], -r4 │ │ │ │ - strdeq r3, [ip], -r2 │ │ │ │ + ldrdeq r6, [pc], -r0 │ │ │ │ + andeq r3, ip, lr, ror #21 │ │ │ │ andeq r9, fp, r2, lsr #17 │ │ │ │ - andeq r6, pc, sl, asr r2 @ │ │ │ │ - andeq r3, ip, r8, ror sl │ │ │ │ + andeq r6, pc, r6, asr r2 @ │ │ │ │ + andeq r3, ip, r4, ror sl │ │ │ │ andeq r9, fp, r8, lsr #16 │ │ │ │ - andeq r6, pc, ip, lsl #3 │ │ │ │ - andeq r3, ip, sl, lsr #19 │ │ │ │ + andeq r6, pc, r8, lsl #3 │ │ │ │ + andeq r3, ip, r6, lsr #19 │ │ │ │ andeq r9, fp, r8, asr r7 │ │ │ │ - ldrdeq r3, [ip], -r2 │ │ │ │ - @ instruction: 0x000c39bc │ │ │ │ - andeq r3, ip, ip, lsr #19 │ │ │ │ - muleq ip, sl, r9 │ │ │ │ - andeq r3, ip, ip, lsr #19 │ │ │ │ - andeq r6, pc, r4 │ │ │ │ - andeq r3, ip, r2, lsr #16 │ │ │ │ + andeq r3, ip, lr, asr #19 │ │ │ │ + @ instruction: 0x000c39b8 │ │ │ │ + andeq r3, ip, r8, lsr #19 │ │ │ │ + muleq ip, r6, r9 │ │ │ │ + andeq r3, ip, r8, lsr #19 │ │ │ │ + andeq r6, pc, r0 │ │ │ │ + andeq r3, ip, lr, lsl r8 │ │ │ │ ldrdeq r9, [fp], -r2 │ │ │ │ - ldrdeq r5, [pc], -sl │ │ │ │ - strdeq r3, [ip], -r8 │ │ │ │ + ldrdeq r5, [pc], -r6 │ │ │ │ + strdeq r3, [ip], -r4 │ │ │ │ andeq r9, fp, r8, lsr #11 │ │ │ │ andeq r0, r0, ip, ror #12 │ │ │ │ - @ instruction: 0x000f5fb8 │ │ │ │ - ldrdeq r3, [ip], -r6 │ │ │ │ + @ instruction: 0x000f5fb4 │ │ │ │ + ldrdeq r3, [ip], -r2 │ │ │ │ andeq r9, fp, r4, lsl #11 │ │ │ │ andeq r0, r0, r0, lsr sp │ │ │ │ - muleq pc, r4, pc @ │ │ │ │ - @ instruction: 0x000c37b2 │ │ │ │ + muleq pc, r0, pc @ │ │ │ │ + andeq r3, ip, lr, lsr #15 │ │ │ │ andeq r9, fp, r0, ror #10 │ │ │ │ - andeq r5, pc, ip, ror #30 │ │ │ │ - andeq r3, ip, sl, lsl #15 │ │ │ │ + andeq r5, pc, r8, ror #30 │ │ │ │ + andeq r3, ip, r6, lsl #15 │ │ │ │ andeq r9, fp, r8, lsr r5 │ │ │ │ - andeq r5, pc, r0, asr pc @ │ │ │ │ - andeq r3, ip, lr, ror #14 │ │ │ │ - andeq r3, ip, lr, lsl #15 │ │ │ │ - andeq r5, pc, sl, lsr pc @ │ │ │ │ - andeq r3, ip, r8, asr r7 │ │ │ │ + andeq r5, pc, ip, asr #30 │ │ │ │ + andeq r3, ip, sl, ror #14 │ │ │ │ + andeq r3, ip, sl, lsl #15 │ │ │ │ + andeq r5, pc, r6, lsr pc @ │ │ │ │ + andeq r3, ip, r4, asr r7 │ │ │ │ andeq r9, fp, r8, lsl #10 │ │ │ │ - andeq r5, pc, r4, lsr #30 │ │ │ │ - andeq r3, ip, r2, asr #14 │ │ │ │ + andeq r5, pc, r0, lsr #30 │ │ │ │ + andeq r3, ip, lr, lsr r7 │ │ │ │ strdeq r9, [fp], -r2 │ │ │ │ - andeq r5, pc, lr, lsl #30 │ │ │ │ - andeq r3, ip, ip, lsr #14 │ │ │ │ + andeq r5, pc, sl, lsl #30 │ │ │ │ + andeq r3, ip, r8, lsr #14 │ │ │ │ ldrdeq r9, [fp], -ip │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ ldrbmi r2, [r0, -r6]! │ │ │ │ ldrbmi r2, [r0, -r4]! │ │ │ │ ldrbmi r2, [r0, -r4]! │ │ │ │ ldrbmi r2, [r0, -r4]! │ │ │ │ @@ -262347,17 +262347,17 @@ │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf6fe4478 │ │ │ │ @ instruction: 0xf6feeeb0 │ │ │ │ svclt 0x0000eeba │ │ │ │ andseq r3, r9, r4, lsr #22 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r3, r9, r0, lsr r9 │ │ │ │ - andeq r5, pc, ip, ror #23 │ │ │ │ - andeq r3, ip, r2, ror #8 │ │ │ │ - andeq r3, ip, r8, ror r4 │ │ │ │ + andeq r5, pc, r8, ror #23 │ │ │ │ + andeq r3, ip, lr, asr r4 │ │ │ │ + andeq r3, ip, r4, ror r4 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ cdpeq 8, 12, cr15, cr8, cr12, {6} │ │ │ │ @ instruction: 0x46024691 │ │ │ │ bl 368a88 <__bss_end__@@Base+0x632d4> │ │ │ │ blmi 1a57904 <__bss_end__@@Base+0x1752150> │ │ │ │ @@ -262555,17 +262555,17 @@ │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf6fe4478 │ │ │ │ @ instruction: 0xf6feed10 │ │ │ │ svclt 0x0000ed1a │ │ │ │ andseq r3, r9, r4, ror #10 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r3, r9, lr, asr #9 │ │ │ │ - andeq r5, pc, lr, lsr #17 │ │ │ │ - andeq r3, ip, r4, lsr #2 │ │ │ │ - andeq r3, ip, r8, lsr r1 │ │ │ │ + andeq r5, pc, sl, lsr #17 │ │ │ │ + andeq r3, ip, r0, lsr #2 │ │ │ │ + andeq r3, ip, r4, lsr r1 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e0f8cc │ │ │ │ ldrmi r4, [r7], -r8, lsl #13 │ │ │ │ @ instruction: 0xf7fb461e │ │ │ │ stmdacs r0, {r0, r1, r3, r4, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ @@ -262628,16 +262628,16 @@ │ │ │ │ andcs lr, r2, r4, asr #28 │ │ │ │ blmi 290c8c │ │ │ │ adcscs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ ldcl 6, cr15, [r4], #-1016 @ 0xfffffc08 │ │ │ │ - andeq r5, pc, r8, ror r7 @ │ │ │ │ - andeq r2, ip, lr, ror #31 │ │ │ │ + andeq r5, pc, r4, ror r7 @ │ │ │ │ + andeq r2, ip, sl, ror #31 │ │ │ │ andeq r8, fp, lr, lsl #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec6df48 <__bss_end__@@Base+0xfe968794> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7fb0ff0 │ │ │ │ orrlt pc, r0, sp, lsl #18 │ │ │ │ @ instruction: 0xf8d04604 │ │ │ │ @@ -262650,16 +262650,16 @@ │ │ │ │ andcs r5, r0, r8, lsr #2 │ │ │ │ blmi 286258 │ │ │ │ rsccs pc, r1, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-840 @ 0xfffffcb8 │ │ │ │ mcrr 6, 15, pc, r8, cr14 @ │ │ │ │ - andeq r5, pc, r0, lsr #14 │ │ │ │ - muleq ip, r6, pc @ │ │ │ │ + andeq r5, pc, ip, lsl r7 @ │ │ │ │ + muleq ip, r2, pc @ │ │ │ │ andeq r8, fp, r2, lsr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e0f8cc │ │ │ │ strmi r4, [r8], r5, lsl #12 │ │ │ │ @@ -262693,20 +262693,20 @@ │ │ │ │ @ instruction: 0xf6fe4478 │ │ │ │ blmi 351e1c <__bss_end__@@Base+0x4c668> │ │ │ │ rsbcs pc, r3, #64, 4 │ │ │ │ stmdami r8, {r0, r1, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf6fe4478 │ │ │ │ svclt 0x0000ebf4 │ │ │ │ - andeq r5, pc, ip, ror #13 │ │ │ │ - andeq r2, ip, sl, lsr #30 │ │ │ │ - andeq r2, ip, r8, lsr pc │ │ │ │ - ldrdeq r5, [pc], -r8 │ │ │ │ - andeq r2, ip, r6, lsl pc │ │ │ │ - andeq r2, ip, r4, asr #30 │ │ │ │ + andeq r5, pc, r8, ror #13 │ │ │ │ + andeq r2, ip, r6, lsr #30 │ │ │ │ + andeq r2, ip, r4, lsr pc │ │ │ │ + ldrdeq r5, [pc], -r4 │ │ │ │ + andeq r2, ip, r2, lsl pc │ │ │ │ + andeq r2, ip, r0, asr #30 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec6e058 <__bss_end__@@Base+0xfe9688a4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 61ae00 <__bss_end__@@Base+0x31564c> │ │ │ │ addsmi r4, r8, #2063597568 @ 0x7b000000 │ │ │ │ @ instruction: 0x4604d016 │ │ │ │ ldrmi r4, [r5], -lr, lsl #12 │ │ │ │ @@ -262826,16 +262826,16 @@ │ │ │ │ ldc 6, cr15, [r6], #1016 @ 0x3f8 │ │ │ │ blmi 290eb0 │ │ │ │ adcscs pc, ip, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ b ffb54c44 <__bss_end__@@Base+0xff84f490> │ │ │ │ - andeq r5, pc, r4, asr #9 │ │ │ │ - andeq r2, ip, r2, lsl #26 │ │ │ │ + andeq r5, pc, r0, asr #9 │ │ │ │ + strdeq r2, [ip], -lr │ │ │ │ ldrdeq r8, [fp], -r2 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ addlt r6, r3, r2, lsl #30 │ │ │ │ orrslt r4, r2, r7, lsl #12 │ │ │ │ @@ -262893,28 +262893,28 @@ │ │ │ │ @ instruction: 0xe7a3447a │ │ │ │ vpadd.i8 d20, d0, d0 │ │ │ │ ldmdbmi r0, {r1, r3, r5, r7, r9, ip, lr} │ │ │ │ ldrbtmi r4, [fp], #-2064 @ 0xfffff7f0 │ │ │ │ teqcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf6fe4478 │ │ │ │ svclt 0x0000ea64 │ │ │ │ - andeq r0, ip, r8, lsl sl │ │ │ │ + andeq r0, ip, r4, lsl sl │ │ │ │ mulseq sl, lr, pc @ │ │ │ │ - strdeq r2, [ip], -lr │ │ │ │ + strdeq r2, [ip], -sl │ │ │ │ andseq r6, sl, r8, lsl #31 │ │ │ │ - strdeq r2, [ip], -lr │ │ │ │ + strdeq r2, [ip], -sl │ │ │ │ andseq r6, sl, r2, ror pc │ │ │ │ andseq r6, sl, ip, ror #30 │ │ │ │ - andeq r2, ip, sl, lsl #26 │ │ │ │ - andeq r2, ip, r2, lsl sp │ │ │ │ - ldrdeq r2, [ip], -sl │ │ │ │ - andeq r2, ip, r0, asr #24 │ │ │ │ - @ instruction: 0x000f53ba │ │ │ │ - strdeq r2, [ip], -r8 │ │ │ │ - andeq r2, ip, r4, asr ip │ │ │ │ + andeq r2, ip, r6, lsl #26 │ │ │ │ + andeq r2, ip, lr, lsl #26 │ │ │ │ + ldrdeq r2, [ip], -r6 │ │ │ │ + andeq r2, ip, ip, lsr ip │ │ │ │ + @ instruction: 0x000f53b6 │ │ │ │ + strdeq r2, [ip], -r4 │ │ │ │ + andeq r2, ip, r0, asr ip │ │ │ │ stmdavs r9, {fp, sp, lr} │ │ │ │ stmialt r0, {r0, r1, r2, r3, r4, r5, r6, r7, r9, sl, ip, sp, lr, pc}^ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ bleq ff5554d8 <__bss_end__@@Base+0xff24fd24> │ │ │ │ ldmdami r2!, {r0, r1, r2, r9, sl, lr} │ │ │ │ @@ -262967,17 +262967,17 @@ │ │ │ │ qsub8mi r8, r8, r0 │ │ │ │ @ instruction: 0x461ce7d2 │ │ │ │ strb r4, [r2, r5, lsl #12] │ │ │ │ stmib r0!, {r1, r2, r3, r4, r5, r6, r7, r9, sl, ip, sp, lr, pc}^ │ │ │ │ andseq r2, r9, lr, ror #29 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r7, sl, lr, lsl #8 │ │ │ │ - muleq ip, r8, r8 │ │ │ │ + muleq ip, r4, r8 │ │ │ │ @ instruction: 0x001a6dde │ │ │ │ - andeq r0, ip, r2, asr r8 │ │ │ │ + andeq r0, ip, lr, asr #16 │ │ │ │ andseq r2, r9, r4, asr lr │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec6e498 <__bss_end__@@Base+0xfe968ce4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 115b0e0 <__bss_end__@@Base+0xe5592c> │ │ │ │ blmi 1183500 <__bss_end__@@Base+0xe7dd4c> │ │ │ │ ldrbtmi r4, [sl], #-1541 @ 0xfffff9fb │ │ │ │ @@ -263042,19 +263042,19 @@ │ │ │ │ bicsle r2, sl, r1, lsl #16 │ │ │ │ @ instruction: 0x4638b116 │ │ │ │ bl 1d4f94 │ │ │ │ str r2, [fp, r1]! │ │ │ │ stmdb r8, {r1, r2, r3, r4, r5, r6, r7, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0x00192dfa │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - strdeq r2, [ip], -ip │ │ │ │ + strdeq r2, [ip], -r8 │ │ │ │ andseq r6, sl, sl, lsr sp │ │ │ │ - andeq r2, ip, r2, lsl fp │ │ │ │ + andeq r2, ip, lr, lsl #22 │ │ │ │ andseq r2, r9, r4, lsr #27 │ │ │ │ - andeq r2, ip, r4, ror #21 │ │ │ │ + andeq r2, ip, r0, ror #21 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec6e5c8 <__bss_end__@@Base+0xfe968e14> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xb1b80ff0 │ │ │ │ strmi r4, [r6], -sp, lsl #12 │ │ │ │ andcs r2, r1, r8, lsl #3 │ │ │ │ svc 0x0066f6fe │ │ │ │ @@ -263071,17 +263071,17 @@ │ │ │ │ stmdbmi r7, {r0, r1, r2, r4, r5, r6, r7, r9, ip, sp} │ │ │ │ ldrbtmi r4, [fp], #-2055 @ 0xfffff7f9 │ │ │ │ movtcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf6fe4478 │ │ │ │ strtmi lr, [r0], -r4, lsl #18 │ │ │ │ b ff1d5014 <__bss_end__@@Base+0xfeecf860> │ │ │ │ strb r2, [sp, r0, lsl #8]! │ │ │ │ - strdeq r5, [pc], -sl │ │ │ │ - andeq r2, ip, r8, lsr r9 │ │ │ │ - andeq r2, ip, r4, lsl #20 │ │ │ │ + strdeq r5, [pc], -r6 │ │ │ │ + andeq r2, ip, r4, lsr r9 │ │ │ │ + andeq r2, ip, r0, lsl #20 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec6e634 <__bss_end__@@Base+0xfe968e80> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ tstlt r8, #232, 30 @ 0x3a0 │ │ │ │ strmi r4, [r4], -sp, lsl #12 │ │ │ │ ldmib r0, {r0, r5, r6, r7, r8, ip, sp, pc}^ │ │ │ │ tstcc r1, r4 │ │ │ │ @@ -263103,17 +263103,17 @@ │ │ │ │ @ instruction: 0xf44f4b06 │ │ │ │ stmdbmi r6, {r0, r2, r7, r9, sp, lr} │ │ │ │ ldrbtmi r4, [fp], #-2054 @ 0xfffff7fa │ │ │ │ cmncc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf6fe4478 │ │ │ │ svclt 0x0000e8c2 │ │ │ │ @ instruction: 0xfffffd19 │ │ │ │ - andeq r5, pc, r6, ror r0 @ │ │ │ │ - @ instruction: 0x000c28b4 │ │ │ │ - muleq ip, r0, r9 │ │ │ │ + andeq r5, pc, r2, ror r0 @ │ │ │ │ + @ instruction: 0x000c28b0 │ │ │ │ + andeq r2, ip, ip, lsl #19 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e0f8cc │ │ │ │ stmdacs r0, {r3, r8, r9, sl, fp, ip, pc} │ │ │ │ pkhtbmi sp, r9, r5, asr #32 │ │ │ │ cmpcs r8, r4, lsl #12 │ │ │ │ @@ -263173,22 +263173,22 @@ │ │ │ │ bicsle r2, r0, r0, lsl #16 │ │ │ │ vqdmulh.s d20, d0, d11 │ │ │ │ stmdbmi fp, {r0, r3, r5, r6, r9, lr} │ │ │ │ ldrbtmi r4, [fp], #-2059 @ 0xfffff7f5 │ │ │ │ cmncc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf6fe4478 │ │ │ │ svclt 0x0000e834 │ │ │ │ - andeq r4, pc, ip, lsl #31 │ │ │ │ - andeq r2, ip, sl, asr #15 │ │ │ │ - andeq r2, ip, lr, lsr #17 │ │ │ │ - andeq r4, pc, r6, ror pc @ │ │ │ │ - @ instruction: 0x000c27b4 │ │ │ │ + andeq r4, pc, r8, lsl #31 │ │ │ │ + andeq r2, ip, r6, asr #15 │ │ │ │ + andeq r2, ip, sl, lsr #17 │ │ │ │ + andeq r4, pc, r2, ror pc @ │ │ │ │ + @ instruction: 0x000c27b0 │ │ │ │ andeq r8, fp, r4, lsl #7 │ │ │ │ - andeq r4, pc, sl, asr pc @ │ │ │ │ - muleq ip, r8, r7 │ │ │ │ + andeq r4, pc, r6, asr pc @ │ │ │ │ + muleq ip, r4, r7 │ │ │ │ andeq r8, fp, r8, ror #6 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ ldrmi fp, [sl], r3, lsl #1 │ │ │ │ blcs 13e228 │ │ │ │ @@ -263259,17 +263259,17 @@ │ │ │ │ pop {r0, r1, ip, sp, pc} │ │ │ │ blmi 27b6bc │ │ │ │ eorseq pc, r7, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-908 @ 0xfffffc74 │ │ │ │ svc 0x0086f6fd │ │ │ │ - andeq r4, pc, r0, lsl #28 │ │ │ │ - andeq r2, ip, lr, lsr r6 │ │ │ │ - andeq r2, ip, lr, lsr r7 │ │ │ │ + strdeq r4, [pc], -ip │ │ │ │ + andeq r2, ip, sl, lsr r6 │ │ │ │ + andeq r2, ip, sl, lsr r7 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b8f8cc │ │ │ │ @ instruction: 0xf8dfb089 │ │ │ │ blx fedbbdb4 <__bss_end__@@Base+0xfeab6600> │ │ │ │ strmi pc, [lr], -r2, lsl #15 │ │ │ │ @@ -263375,20 +263375,20 @@ │ │ │ │ orrscc r4, ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf6fd4478 │ │ │ │ svclt 0x0000eea8 │ │ │ │ andseq r8, fp, r6, asr r1 │ │ │ │ andseq r6, sl, ip, ror #28 │ │ │ │ andseq r8, fp, lr, lsr #2 │ │ │ │ @ instruction: 0x001a6db4 │ │ │ │ - andeq r4, pc, r8, asr ip @ │ │ │ │ - muleq ip, r6, r4 │ │ │ │ - andeq r2, ip, sl, asr #11 │ │ │ │ - andeq r4, pc, r2, asr #24 │ │ │ │ - andeq r2, ip, r0, lsl #9 │ │ │ │ - muleq ip, r8, r5 │ │ │ │ + andeq r4, pc, r4, asr ip @ │ │ │ │ + muleq ip, r2, r4 │ │ │ │ + andeq r2, ip, r6, asr #11 │ │ │ │ + andeq r4, pc, lr, lsr ip @ │ │ │ │ + andeq r2, ip, ip, ror r4 │ │ │ │ + muleq ip, r4, r5 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0060f8cc │ │ │ │ stmdbcs r0, {r0, r1, r2, r3, r4, r7, ip, sp, pc} │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ svclt 0x000c9015 │ │ │ │ @@ -263474,21 +263474,21 @@ │ │ │ │ svchi 0x00f0e8bd │ │ │ │ @ instruction: 0xf6404b09 │ │ │ │ stmdbmi r9, {r0, r1, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2057 @ 0xfffff7f7 │ │ │ │ bicscc r4, r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf6fd4478 │ │ │ │ svclt 0x0000edda │ │ │ │ - andeq r2, ip, r2, lsl #11 │ │ │ │ - andeq r2, ip, r0, ror r3 │ │ │ │ - andeq r2, ip, lr, asr r5 │ │ │ │ - andeq r2, ip, r8, asr r5 │ │ │ │ - andeq r4, pc, r6, lsr #21 │ │ │ │ - andeq r2, ip, r4, ror #5 │ │ │ │ - andeq r2, ip, r8, lsr r4 │ │ │ │ + andeq r2, ip, lr, ror r5 │ │ │ │ + andeq r2, ip, ip, ror #6 │ │ │ │ + andeq r2, ip, sl, asr r5 │ │ │ │ + andeq r2, ip, r4, asr r5 │ │ │ │ + andeq r4, pc, r2, lsr #21 │ │ │ │ + andeq r2, ip, r0, ror #5 │ │ │ │ + andeq r2, ip, r4, lsr r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec6ec90 <__bss_end__@@Base+0xfe9694dc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strdlt r0, [r0, r8]! │ │ │ │ stmdbvs r0, {r2, r9, sl, lr}^ │ │ │ │ svc 0x0080f6fd │ │ │ │ @ instruction: 0xf6fd69e0 │ │ │ │ @@ -263501,17 +263501,17 @@ │ │ │ │ @ instruction: 0xf6fd4010 │ │ │ │ blmi 287878 │ │ │ │ rscvs pc, r4, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-1004 @ 0xfffffc14 │ │ │ │ stc 6, cr15, [r2, #1012]! @ 0x3f4 │ │ │ │ - andeq r4, pc, r8, lsr sl @ │ │ │ │ - andeq r2, ip, r6, ror r2 │ │ │ │ - andeq r5, ip, r6, lsr r5 │ │ │ │ + andeq r4, pc, r4, lsr sl @ │ │ │ │ + andeq r2, ip, r2, ror r2 │ │ │ │ + andeq r5, ip, r2, lsr r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec6ecec <__bss_end__@@Base+0xfe969538> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldrshlt r0, [r0, #248]! @ 0xf8 │ │ │ │ @ instruction: 0xf7ff4604 │ │ │ │ ldmiblt r0, {r0, r1, r3, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf1a37823 │ │ │ │ @@ -263533,17 +263533,17 @@ │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrvc pc, r0, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf6fd4478 │ │ │ │ svclt 0x0000ed6a │ │ │ │ @ instruction: 0x001a6abc │ │ │ │ andseq r6, sl, r0, lsr #21 │ │ │ │ mulseq sl, r8, sl │ │ │ │ - andeq r4, pc, r8, asr #19 │ │ │ │ - andeq r2, ip, r6, lsl #4 │ │ │ │ - andeq r2, ip, r4, lsr #7 │ │ │ │ + andeq r4, pc, r4, asr #19 │ │ │ │ + andeq r2, ip, r2, lsl #4 │ │ │ │ + andeq r2, ip, r0, lsr #7 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ stmdbcs r0, {r0, r1, r7, ip, sp, pc} │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ blmi 128bd78 <__bss_end__@@Base+0xf865c4> │ │ │ │ @@ -263616,20 +263616,20 @@ │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-912 @ 0xfffffc70 │ │ │ │ stcl 6, cr15, [r4], {253} @ 0xfd │ │ │ │ andseq r6, sl, r2, asr #20 │ │ │ │ andseq r7, fp, r0, lsl #26 │ │ │ │ @ instruction: 0x001b7cfe │ │ │ │ mulseq sl, r0, r9 │ │ │ │ - muleq pc, r6, r8 @ │ │ │ │ - ldrdeq r2, [ip], -r4 │ │ │ │ - andeq r2, ip, r6, lsl #4 │ │ │ │ - andeq r4, pc, lr, ror r8 @ │ │ │ │ - strheq r2, [ip], -ip │ │ │ │ - andeq r2, ip, r2, asr r2 │ │ │ │ + muleq pc, r2, r8 @ │ │ │ │ + ldrdeq r2, [ip], -r0 │ │ │ │ + andeq r2, ip, r2, lsl #4 │ │ │ │ + andeq r4, pc, sl, ror r8 @ │ │ │ │ + strheq r2, [ip], -r8 │ │ │ │ + andeq r2, ip, lr, asr #4 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d8f8cc │ │ │ │ ldrmi r4, [lr], -ip, lsl #12 │ │ │ │ ldrmi r7, [r7], -fp, lsl #16 │ │ │ │ addlt r4, r4, r5, lsl #19 │ │ │ │ @@ -263764,23 +263764,23 @@ │ │ │ │ @ instruction: 0xf0832300 │ │ │ │ strb r0, [r5, r1] │ │ │ │ @ instruction: 0xf8852301 │ │ │ │ @ instruction: 0xe7a43039 │ │ │ │ bl fea55ae0 <__bss_end__@@Base+0xfe75032c> │ │ │ │ andseq r2, r9, r4, asr #7 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andeq r2, ip, r6, lsl #3 │ │ │ │ - andeq r2, ip, r8, ror r1 │ │ │ │ - andeq r1, ip, r0, asr #23 │ │ │ │ + andeq r2, ip, r2, lsl #3 │ │ │ │ + andeq r2, ip, r4, ror r1 │ │ │ │ + @ instruction: 0x000c1bbc │ │ │ │ andeq r3, fp, sl, rrx │ │ │ │ - strdeq r2, [ip], -r8 │ │ │ │ - andeq r2, ip, lr, asr #1 │ │ │ │ - muleq ip, r6, r4 │ │ │ │ + strdeq r2, [ip], -r4 │ │ │ │ + andeq r2, ip, sl, asr #1 │ │ │ │ + muleq ip, r2, r4 │ │ │ │ andseq r2, r9, r0, lsr r2 │ │ │ │ - andeq r2, ip, r6, rrx │ │ │ │ + andeq r2, ip, r2, rrx │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e8f8cc │ │ │ │ svclt 0x00182900 │ │ │ │ rsble r2, r2, r0, lsl #16 │ │ │ │ @ instruction: 0x46804b3d │ │ │ │ @@ -263845,20 +263845,20 @@ │ │ │ │ @ instruction: 0x73b8f503 │ │ │ │ @ instruction: 0xf6fd4478 │ │ │ │ svclt 0x0000eafc │ │ │ │ andseq r6, sl, lr, lsl #13 │ │ │ │ andseq r7, fp, r6, asr #18 │ │ │ │ andseq r7, fp, sl, lsr r9 │ │ │ │ andseq r7, fp, ip, lsr #17 │ │ │ │ - andeq r4, pc, r4, lsl #10 │ │ │ │ - andeq r1, ip, r2, asr #26 │ │ │ │ - andeq r1, ip, r4, lsl pc │ │ │ │ - andeq r4, pc, ip, ror #9 │ │ │ │ - andeq r1, ip, sl, lsr #26 │ │ │ │ - andeq r1, ip, r8, lsl #30 │ │ │ │ + andeq r4, pc, r0, lsl #10 │ │ │ │ + andeq r1, ip, lr, lsr sp │ │ │ │ + andeq r1, ip, r0, lsl pc │ │ │ │ + andeq r4, pc, r8, ror #9 │ │ │ │ + andeq r1, ip, r6, lsr #26 │ │ │ │ + andeq r1, ip, r4, lsl #30 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec6f258 <__bss_end__@@Base+0xfe969aa4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdbcs r0, {r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ @ instruction: 0x4605d011 │ │ │ │ @ instruction: 0x460c2010 │ │ │ │ @@ -263873,17 +263873,17 @@ │ │ │ │ sbcsvs pc, r3, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r7, {r1, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ bicvc pc, r4, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf6fd4478 │ │ │ │ vldmdblt r0!, {s29-s218} │ │ │ │ andseq r6, sl, r6, asr #10 │ │ │ │ - andeq r4, pc, r0, ror r4 @ │ │ │ │ - andeq r1, ip, lr, lsr #25 │ │ │ │ - muleq ip, r4, lr │ │ │ │ + andeq r4, pc, ip, ror #8 │ │ │ │ + andeq r1, ip, sl, lsr #25 │ │ │ │ + muleq ip, r0, lr │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ bleq feb563fc <__bss_end__@@Base+0xfe850c48> │ │ │ │ stcpl 5, cr15, [r1, #692]! @ 0x2b4 │ │ │ │ @@ -264130,17 +264130,17 @@ │ │ │ │ bicvc pc, lr, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf6fd4478 │ │ │ │ @ instruction: 0xf6fde8c2 │ │ │ │ svclt 0x0000e8cc │ │ │ │ andseq r1, r9, sl, asr #31 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x00191eb6 │ │ │ │ - andeq r4, pc, r8, ror r0 @ │ │ │ │ - @ instruction: 0x000c18b6 │ │ │ │ - andeq r1, ip, ip, lsr #21 │ │ │ │ + andeq r4, pc, r4, ror r0 @ │ │ │ │ + @ instruction: 0x000c18b2 │ │ │ │ + andeq r1, ip, r8, lsr #21 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e0f8cc │ │ │ │ suble r2, r2, r0, lsl #22 │ │ │ │ strmi r4, [lr], -r5, lsl #12 │ │ │ │ @ instruction: 0x46994690 │ │ │ │ @@ -264178,17 +264178,17 @@ │ │ │ │ blmi 2d2504 <__bss_start@@Base+0x34f4> │ │ │ │ eorcs pc, pc, #64, 12 @ 0x4000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ bicsvc pc, r8, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf6fd4478 │ │ │ │ svclt 0x0000e85a │ │ │ │ - andeq r3, pc, r8, lsr #31 │ │ │ │ - andeq r1, ip, r6, ror #15 │ │ │ │ - @ instruction: 0x000c18b8 │ │ │ │ + andeq r3, pc, r4, lsr #31 │ │ │ │ + andeq r1, ip, r2, ror #15 │ │ │ │ + @ instruction: 0x000c18b4 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ bmi fe44479c <__bss_end__@@Base+0xfe13efe8> │ │ │ │ cdpmi 3, 8, cr2, cr12, cr0, {0} │ │ │ │ movwls r4, #9338 @ 0x247a │ │ │ │ @@ -264333,26 +264333,26 @@ │ │ │ │ andseq r1, r9, r0, lsl fp │ │ │ │ andseq r1, r9, ip, lsl #22 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r7, fp, r4, ror #5 │ │ │ │ andeq r0, r0, r8, asr #26 │ │ │ │ andseq r1, r9, ip, ror #19 │ │ │ │ andeq r0, r0, r4, lsl #23 │ │ │ │ - andeq pc, fp, r8, ror #14 │ │ │ │ + andeq pc, fp, r4, ror #14 │ │ │ │ andseq r5, sl, r2, lsl #18 │ │ │ │ - andeq r1, ip, lr, asr r8 │ │ │ │ - andeq r3, pc, r8, lsl #27 │ │ │ │ - andeq r1, ip, r6, asr #11 │ │ │ │ - andeq r1, ip, r0, ror #26 │ │ │ │ - andeq r3, pc, r0, ror sp @ │ │ │ │ - andeq r1, ip, lr, lsr #11 │ │ │ │ - andeq r1, ip, r0, asr #15 │ │ │ │ - andeq r3, pc, r8, asr sp @ │ │ │ │ - muleq ip, r6, r5 │ │ │ │ - andeq r1, ip, ip, asr #15 │ │ │ │ + andeq r1, ip, sl, asr r8 │ │ │ │ + andeq r3, pc, r4, lsl #27 │ │ │ │ + andeq r1, ip, r2, asr #11 │ │ │ │ + andeq r1, ip, ip, asr sp │ │ │ │ + andeq r3, pc, ip, ror #26 │ │ │ │ + andeq r1, ip, sl, lsr #11 │ │ │ │ + @ instruction: 0x000c17bc │ │ │ │ + andeq r3, pc, r4, asr sp @ │ │ │ │ + muleq ip, r2, r5 │ │ │ │ + andeq r1, ip, r8, asr #15 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec6fa10 <__bss_end__@@Base+0xfe96a25c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 1a5c7b8 <__bss_end__@@Base+0x1757004> │ │ │ │ stmvs r5, {r2, r9, sl, lr} │ │ │ │ addsmi r4, sp, #2063597568 @ 0x7b000000 │ │ │ │ stmiavs lr!, {r2, r3, r4, r6, ip, lr, pc} │ │ │ │ @@ -264772,39 +264772,39 @@ │ │ │ │ svclt 0x0000ebce │ │ │ │ mulseq r9, r2, r6 │ │ │ │ andseq r1, r9, r8, lsl #13 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, ror #12 │ │ │ │ andseq r5, sl, r8, lsl #23 │ │ │ │ andseq r6, fp, ip, lsr #28 │ │ │ │ - andeq r1, ip, r0, lsr #4 │ │ │ │ - andeq sp, ip, r2, lsr r6 │ │ │ │ andeq r1, ip, ip, lsl r2 │ │ │ │ - andeq r0, ip, r4, asr #11 │ │ │ │ + andeq sp, ip, lr, lsr #12 │ │ │ │ + andeq r1, ip, r8, lsl r2 │ │ │ │ + andeq r0, ip, r0, asr #11 │ │ │ │ @ instruction: 0x001b6dde │ │ │ │ andseq r1, r9, ip, lsr #10 │ │ │ │ - strdeq r1, [ip], -r4 │ │ │ │ - ldrdeq ip, [fp], -sl │ │ │ │ - andeq ip, fp, ip, asr #25 │ │ │ │ - @ instruction: 0x000b9bba │ │ │ │ - @ instruction: 0x000b9bb4 │ │ │ │ - andeq ip, fp, lr, lsr #25 │ │ │ │ - strdeq r1, [ip], -r2 │ │ │ │ - andeq ip, fp, r0, lsr #23 │ │ │ │ - andeq r9, fp, r6, asr #20 │ │ │ │ - @ instruction: 0x000c11b4 │ │ │ │ + strdeq r1, [ip], -r0 │ │ │ │ + ldrdeq ip, [fp], -r6 │ │ │ │ + andeq ip, fp, r8, asr #25 │ │ │ │ + @ instruction: 0x000b9bb6 │ │ │ │ + @ instruction: 0x000b9bb0 │ │ │ │ + andeq ip, fp, sl, lsr #25 │ │ │ │ + andeq r1, ip, lr, ror #5 │ │ │ │ + muleq fp, ip, fp │ │ │ │ + andeq r9, fp, r2, asr #20 │ │ │ │ + @ instruction: 0x000c11b0 │ │ │ │ mulseq r9, ip, r2 │ │ │ │ - andeq r1, ip, r6, ror #2 │ │ │ │ - andeq ip, fp, r8, asr sl │ │ │ │ - andeq r1, ip, lr, asr #2 │ │ │ │ - andeq r1, ip, r2, lsr r1 │ │ │ │ - andeq r1, ip, r2, lsr #2 │ │ │ │ - andeq r3, pc, ip, ror r6 @ │ │ │ │ - @ instruction: 0x000c0eba │ │ │ │ - andeq r0, ip, r4, lsl pc │ │ │ │ + andeq r1, ip, r2, ror #2 │ │ │ │ + andeq ip, fp, r4, asr sl │ │ │ │ + andeq r1, ip, sl, asr #2 │ │ │ │ + andeq r1, ip, lr, lsr #2 │ │ │ │ + andeq r1, ip, lr, lsl r1 │ │ │ │ + andeq r3, pc, r8, ror r6 @ │ │ │ │ + @ instruction: 0x000c0eb6 │ │ │ │ + andeq r0, ip, r0, lsl pc │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ cdpeq 8, 13, cr15, cr8, cr12, {6} │ │ │ │ sbclt r4, r3, r7, asr sl │ │ │ │ ldrbtmi r4, [sl], #-2903 @ 0xfffff4a9 │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @@ -264899,17 +264899,17 @@ │ │ │ │ andseq r1, r9, r6, lsr r1 │ │ │ │ andseq r5, sl, sl, lsr r6 │ │ │ │ andseq r6, fp, r4, lsl #18 │ │ │ │ andseq r6, fp, r0, ror #17 │ │ │ │ mulseq sl, sl, r5 │ │ │ │ andseq r5, sl, r6, ror r5 │ │ │ │ andseq r5, sl, r0, ror #10 │ │ │ │ - andeq r3, pc, lr, lsl #9 │ │ │ │ - andeq r0, ip, ip, asr #25 │ │ │ │ - andeq r0, ip, sl, ror #28 │ │ │ │ + andeq r3, pc, sl, lsl #9 │ │ │ │ + andeq r0, ip, r8, asr #25 │ │ │ │ + andeq r0, ip, r6, ror #28 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d8f8cc │ │ │ │ addlt r4, r3, r5, lsl #12 │ │ │ │ strmi r2, [lr], -r0 │ │ │ │ @ instruction: 0xf6fc4617 │ │ │ │ @@ -265014,23 +265014,23 @@ │ │ │ │ ldmib ip, {r2, r3, r4, r5, r6, r7, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf6404b0b │ │ │ │ stmdbmi fp, {r0, r1, r2, r3, r4, r6, r7, r9} │ │ │ │ ldrbtmi r4, [fp], #-2059 @ 0xfffff7f5 │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-773 @ 0xfffffcfb │ │ │ │ ldmib r0, {r2, r3, r4, r5, r6, r7, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - andeq r3, pc, r6, asr #5 │ │ │ │ - andeq r0, ip, r4, lsl #22 │ │ │ │ + andeq r3, pc, r2, asr #5 │ │ │ │ + andeq r0, ip, r0, lsl #22 │ │ │ │ andeq r6, fp, r6, lsr #18 │ │ │ │ - andeq r3, pc, lr, lsr #5 │ │ │ │ - andeq r0, ip, ip, ror #21 │ │ │ │ - muleq fp, sl, fp │ │ │ │ - muleq pc, r6, r2 @ │ │ │ │ - ldrdeq r0, [ip], -r4 │ │ │ │ - muleq ip, r2, sp │ │ │ │ + andeq r3, pc, sl, lsr #5 │ │ │ │ + andeq r0, ip, r8, ror #21 │ │ │ │ + muleq fp, r6, fp │ │ │ │ + muleq pc, r2, r2 @ │ │ │ │ + ldrdeq r0, [ip], -r0 @ │ │ │ │ + andeq r3, ip, lr, lsl #27 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ @ instruction: 0x6794f8df │ │ │ │ @ instruction: 0xf8dfb085 │ │ │ │ ldrbtmi r8, [lr], #-1940 @ 0xfffff86c │ │ │ │ @@ -265805,25 +265805,25 @@ │ │ │ │ str pc, [r9], r3, lsl #24 │ │ │ │ andhi pc, r0, pc, lsr #7 │ │ │ │ ... │ │ │ │ andseq r0, r9, sl, asr r5 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r5, fp, r8, lsr #26 │ │ │ │ andseq r4, sl, sl, lsr #9 │ │ │ │ - andeq r0, ip, ip, lsr r4 │ │ │ │ - andeq r9, ip, lr, ror #2 │ │ │ │ - andeq lr, fp, r6, ror r2 │ │ │ │ - ldrdeq r0, [ip], -r0 @ │ │ │ │ - muleq ip, ip, r3 │ │ │ │ - andeq pc, fp, r0, lsr #31 │ │ │ │ - andeq r8, fp, sl, asr #6 │ │ │ │ - andeq r0, ip, ip, lsr #6 │ │ │ │ + andeq r0, ip, r8, lsr r4 │ │ │ │ + andeq r9, ip, sl, ror #2 │ │ │ │ + andeq lr, fp, r2, ror r2 │ │ │ │ + andeq r0, ip, ip, asr #1 │ │ │ │ + muleq ip, r8, r3 │ │ │ │ + muleq fp, ip, pc @ │ │ │ │ + andeq r8, fp, r6, asr #6 │ │ │ │ + andeq r0, ip, r8, lsr #6 │ │ │ │ andseq r5, fp, r2, asr fp │ │ │ │ andseq r4, sl, r4, ror #2 │ │ │ │ - andeq r0, ip, r4, lsl #3 │ │ │ │ + andeq r0, ip, r0, lsl #3 │ │ │ │ vst1.16 {d20-d22}, [pc :64], sl │ │ │ │ strtmi r5, [r0], -r0, lsl #3 │ │ │ │ b fd7b04 <__bss_end__@@Base+0xcd2350> │ │ │ │ cmple ip, r0, lsl #16 │ │ │ │ @ instruction: 0xf6fb4658 │ │ │ │ ldmdami r7!, {r5, r6, r7, r9, fp, sp, lr, pc}^ │ │ │ │ ldrbtmi r4, [r8], #-2423 @ 0xfffff689 │ │ │ │ @@ -265942,37 +265942,37 @@ │ │ │ │ ldmdami fp, {r2, r3, r4, r7, r9, fp, sp, lr, pc} │ │ │ │ ldmdbmi fp, {r1, r5, r9, sl, lr} │ │ │ │ rscscc r4, ip, r8, ror r4 │ │ │ │ @ instruction: 0xf0a24479 │ │ │ │ andcs pc, r4, r7, ror #21 │ │ │ │ svclt 0x0000e71a │ │ │ │ ldrsheq r4, [sl], -r2 │ │ │ │ - andeq r0, ip, r0, asr r1 │ │ │ │ + andeq r0, ip, ip, asr #2 │ │ │ │ andseq r0, r9, r6, ror #2 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r4, sl, r0, lsl r0 │ │ │ │ - ldrdeq pc, [fp], -sl │ │ │ │ + ldrdeq pc, [fp], -r6 │ │ │ │ andseq r3, sl, ip, ror #31 │ │ │ │ - andeq r0, ip, r0, lsr r0 │ │ │ │ + andeq r0, ip, ip, lsr #32 │ │ │ │ @ instruction: 0x001a3fd0 │ │ │ │ - andeq r0, ip, r8, lsl r0 │ │ │ │ + andeq r0, ip, r4, lsl r0 │ │ │ │ @ instruction: 0x001a3fb6 │ │ │ │ - strdeq pc, [fp], -lr │ │ │ │ + strdeq pc, [fp], -sl │ │ │ │ mulseq sl, ip, pc @ │ │ │ │ - andeq pc, fp, sl, lsl #31 │ │ │ │ + andeq pc, fp, r6, lsl #31 │ │ │ │ andseq r3, sl, r4, lsl #31 │ │ │ │ - andeq pc, fp, ip, lsl #31 │ │ │ │ - andeq r2, pc, r8, asr #8 │ │ │ │ - andeq pc, fp, r6, lsl #25 │ │ │ │ + andeq pc, fp, r8, lsl #31 │ │ │ │ + andeq r2, pc, r4, asr #8 │ │ │ │ + andeq pc, fp, r2, lsl #25 │ │ │ │ andeq r5, fp, r4, asr r8 │ │ │ │ - andeq r2, pc, ip, lsr #8 │ │ │ │ - andeq pc, fp, sl, ror #24 │ │ │ │ + andeq r2, pc, r8, lsr #8 │ │ │ │ + andeq pc, fp, r6, ror #24 │ │ │ │ ldrdeq r2, [fp], -r8 │ │ │ │ andseq r3, sl, r8, lsr #30 │ │ │ │ - andeq pc, fp, ip, asr #29 │ │ │ │ + andeq pc, fp, r8, asr #29 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec71364 <__bss_end__@@Base+0xfe96bbb0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strdlt r0, [r0, #240]! @ 0xf0 │ │ │ │ @ instruction: 0x46044919 │ │ │ │ @ instruction: 0xf6fb4479 │ │ │ │ strmi lr, [r5], -sl, lsr #17 │ │ │ │ @@ -265997,20 +265997,20 @@ │ │ │ │ stmdbmi fp, {r1, r5, r9, sl, lr} │ │ │ │ ldrbtmi r4, [r9], #-1144 @ 0xfffffb88 │ │ │ │ rscsvc pc, ip, r0, lsl #10 │ │ │ │ blx 1fd6458 <__bss_end__@@Base+0x1cd0ca4> │ │ │ │ ldcllt 0, cr2, [r0, #-24]! @ 0xffffffe8 │ │ │ │ andeq r3, fp, r4, ror #24 │ │ │ │ andseq r4, sl, r4, asr #8 │ │ │ │ - andeq pc, fp, r8, lsl lr @ │ │ │ │ - andeq r2, pc, r4, asr r3 @ │ │ │ │ - muleq fp, r2, fp │ │ │ │ + andeq pc, fp, r4, lsl lr @ │ │ │ │ + andeq r2, pc, r0, asr r3 @ │ │ │ │ + andeq pc, fp, lr, lsl #23 │ │ │ │ andeq r2, fp, r0, lsl #22 │ │ │ │ andseq r3, sl, r0, asr lr │ │ │ │ - ldrdeq pc, [fp], -r2 │ │ │ │ + andeq pc, fp, lr, asr #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec713fc <__bss_end__@@Base+0xfe96bc48> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strdlt r0, [r8, #-248] @ 0xffffff08 │ │ │ │ @ instruction: 0xf7fe460c │ │ │ │ @ instruction: 0x4603f9b7 │ │ │ │ andcs fp, r0, r0, lsl r1 │ │ │ │ @@ -266018,17 +266018,17 @@ │ │ │ │ ldclt 0, cr2, [r0, #-16] │ │ │ │ @ instruction: 0xf6404b05 │ │ │ │ stmdbmi r5, {r0, r1, r3, r4, r5, r9, lr} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-784 @ 0xfffffcf0 │ │ │ │ ldmib r6!, {r0, r1, r3, r4, r5, r6, r7, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - andeq r2, pc, r2, ror #5 │ │ │ │ - andeq pc, fp, r0, lsr #22 │ │ │ │ - @ instruction: 0x000c02ba │ │ │ │ + ldrdeq r2, [pc], -lr │ │ │ │ + andeq pc, fp, ip, lsl fp @ │ │ │ │ + @ instruction: 0x000c02b6 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ bmi 1ec646c <__bss_end__@@Base+0x1bc0cb8> │ │ │ │ svcmi 0x00762300 │ │ │ │ movwls r4, #13434 @ 0x347a │ │ │ │ @@ -266151,21 +266151,21 @@ │ │ │ │ andseq pc, r8, ip, asr #28 │ │ │ │ andseq pc, r8, r8, asr #28 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r5, fp, r0, lsr #12 │ │ │ │ andseq r5, fp, ip, lsl #12 │ │ │ │ andseq pc, r8, ip, asr #26 │ │ │ │ andeq r0, r0, r4, lsl #23 │ │ │ │ - andeq sp, fp, r0, ror #20 │ │ │ │ - andeq r2, pc, r4, lsl #2 │ │ │ │ - andeq pc, fp, r2, asr #18 │ │ │ │ - ldrdeq r0, [ip], -ip │ │ │ │ - andeq r2, pc, ip, ror #1 │ │ │ │ - andeq pc, fp, sl, lsr #18 │ │ │ │ - andeq pc, fp, r0, lsr #25 │ │ │ │ + andeq sp, fp, ip, asr sl │ │ │ │ + andeq r2, pc, r0, lsl #2 │ │ │ │ + andeq pc, fp, lr, lsr r9 @ │ │ │ │ + ldrdeq r0, [ip], -r8 │ │ │ │ + andeq r2, pc, r8, ror #1 │ │ │ │ + andeq pc, fp, r6, lsr #18 │ │ │ │ + muleq fp, ip, ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec71668 <__bss_end__@@Base+0xfe96beb4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xb1900ff0 │ │ │ │ @ instruction: 0xf7fe460c │ │ │ │ strmi pc, [r5], -r1, lsl #17 │ │ │ │ @ instruction: 0xb124b158 │ │ │ │ @@ -266179,17 +266179,17 @@ │ │ │ │ adcmi pc, r4, #64, 12 @ 0x4000000 │ │ │ │ stmdami r7, {r1, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ tstpvc fp, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf6fb4478 │ │ │ │ @ instruction: 0x2002e8b8 │ │ │ │ svclt 0x0000bd38 │ │ │ │ - andeq r2, pc, r4, rrx │ │ │ │ - andeq pc, fp, r2, lsr #17 │ │ │ │ - andeq r0, ip, ip, lsr r0 │ │ │ │ + andeq r2, pc, r0, rrx │ │ │ │ + muleq fp, lr, r8 │ │ │ │ + andeq r0, ip, r8, lsr r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec716c8 <__bss_end__@@Base+0xfe96bf14> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strdlt r0, [r8, #-248] @ 0xffffff08 │ │ │ │ @ instruction: 0xf7fe460c │ │ │ │ @ instruction: 0x4603f851 │ │ │ │ andcs fp, r0, r0, lsl r1 │ │ │ │ @@ -266197,17 +266197,17 @@ │ │ │ │ ldclt 0, cr2, [r0, #-16] │ │ │ │ @ instruction: 0xf6404b05 │ │ │ │ stmdbmi r5, {r0, r6, r7, r9, lr} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-800 @ 0xfffffce0 │ │ │ │ ldm r0, {r0, r1, r3, r4, r5, r6, r7, r9, sl, ip, sp, lr, pc} │ │ │ │ - andeq r2, pc, r6, lsl r0 @ │ │ │ │ - andeq pc, fp, r4, asr r8 @ │ │ │ │ - andeq pc, fp, lr, ror #31 │ │ │ │ + andeq r2, pc, r2, lsl r0 @ │ │ │ │ + andeq pc, fp, r0, asr r8 @ │ │ │ │ + andeq pc, fp, sl, ror #31 │ │ │ │ vst3. {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec71710 <__bss_end__@@Base+0xfe96bf5c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strdlt r0, [r0, r0] │ │ │ │ @ instruction: 0xf82ef7fe │ │ │ │ andcs r4, r4, r4, lsl #12 │ │ │ │ andcs fp, r0, r4, asr r1 │ │ │ │ @@ -266219,17 +266219,17 @@ │ │ │ │ blmi 2c9c7c │ │ │ │ sbcsmi pc, r3, #64, 12 @ 0x4000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ msrvc CPSR_sxc, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf6fb4478 │ │ │ │ svclt 0x0000e866 │ │ │ │ - andeq r1, pc, r0, asr #31 │ │ │ │ - strdeq pc, [fp], -lr │ │ │ │ - muleq fp, r8, pc @ │ │ │ │ + @ instruction: 0x000f1fbc │ │ │ │ + strdeq pc, [fp], -sl │ │ │ │ + muleq fp, r4, pc @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fec71768 <__bss_end__@@Base+0xfe96bfb4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strdlt r0, [r8, #-248] @ 0xffffff08 │ │ │ │ @ instruction: 0xf802f7fe │ │ │ │ ldc 1, cr11, [pc, #160] @ 11a618 │ │ │ │ movwcs r7, #2825 @ 0xb09 │ │ │ │ @@ -266238,49 +266238,49 @@ │ │ │ │ @ instruction: 0xf6404b07 │ │ │ │ stmdbmi r7, {r1, r2, r5, r6, r7, r9, lr} │ │ │ │ ldrbtmi r4, [fp], #-2055 @ 0xfffff7f9 │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-814 @ 0xfffffcd2 │ │ │ │ stmda r0, {r0, r1, r3, r4, r5, r6, r7, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ... │ │ │ │ - andeq r1, pc, r6, ror pc @ │ │ │ │ - @ instruction: 0x000bf7b4 │ │ │ │ - andeq pc, fp, lr, asr #30 │ │ │ │ + andeq r1, pc, r2, ror pc @ │ │ │ │ + @ instruction: 0x000bf7b0 │ │ │ │ + andeq pc, fp, sl, asr #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fec717b8 <__bss_end__@@Base+0xfe96c004> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strdlt r0, [r0, -r8]! │ │ │ │ @ instruction: 0xffdaf7fd │ │ │ │ eorcc fp, r0, r0, lsl #2 │ │ │ │ blmi 2c99ec │ │ │ │ rscsmi pc, r7, #64, 12 @ 0x4000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ teqpvc r5, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf6fb4478 │ │ │ │ svclt 0x0000e81e │ │ │ │ - andeq r1, pc, r0, lsr pc @ │ │ │ │ - andeq pc, fp, lr, ror #14 │ │ │ │ - andeq pc, fp, r8, lsl #30 │ │ │ │ + andeq r1, pc, ip, lsr #30 │ │ │ │ + andeq pc, fp, sl, ror #14 │ │ │ │ + andeq pc, fp, r4, lsl #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fec717f8 <__bss_end__@@Base+0xfe96c044> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strdlt r0, [r0, -r8]! │ │ │ │ @ instruction: 0xffbaf7fd │ │ │ │ stmdavs r0, {r8, ip, sp, pc} │ │ │ │ blmi 2c9a2c │ │ │ │ andpl pc, r8, #64, 12 @ 0x4000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ teqpvc sl, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf6fa4478 │ │ │ │ svclt 0x0000effe │ │ │ │ - strdeq r1, [pc], -r0 │ │ │ │ - andeq pc, fp, lr, lsr #14 │ │ │ │ - andeq pc, fp, r8, asr #29 │ │ │ │ + andeq r1, pc, ip, ror #29 │ │ │ │ + andeq pc, fp, sl, lsr #14 │ │ │ │ + andeq pc, fp, r4, asr #29 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e8f8cc │ │ │ │ svclt 0x00182a00 │ │ │ │ strmi r2, [sp], -r0, lsl #18 │ │ │ │ tstcs r1, ip, lsl #30 │ │ │ │ @@ -266342,19 +266342,19 @@ │ │ │ │ ldmdblt r8!, {r0, r1, r3, r4, r5, r6, r7, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf6404b08 │ │ │ │ stmdbmi r8, {r0, r2, r6, r9, ip, lr} │ │ │ │ ldrbtmi r4, [fp], #-2056 @ 0xfffff7f8 │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-830 @ 0xfffffcc2 │ │ │ │ svc 0x006cf6fa │ │ │ │ - strdeq r1, [pc], -ip │ │ │ │ - andeq pc, fp, sl, lsr r6 @ │ │ │ │ - andeq pc, fp, r4, asr #19 │ │ │ │ - andeq r1, pc, lr, asr #27 │ │ │ │ - andeq pc, fp, ip, lsl #12 │ │ │ │ + strdeq r1, [pc], -r8 │ │ │ │ + andeq pc, fp, r6, lsr r6 @ │ │ │ │ + andeq pc, fp, r0, asr #19 │ │ │ │ + andeq r1, pc, sl, asr #27 │ │ │ │ + andeq pc, fp, r8, lsl #12 │ │ │ │ ldrdeq r5, [fp], -sl │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec71964 <__bss_end__@@Base+0xfe96c1b0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdacs r0, {r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ strmi sp, [r4], -pc, lsr #32 │ │ │ │ @ instruction: 0xf7ff460d │ │ │ │ @@ -266383,17 +266383,17 @@ │ │ │ │ blmi 2d4754 <__bss_start@@Base+0x5744> │ │ │ │ subspl pc, r6, #64, 12 @ 0x4000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ movtvc pc, #17667 @ 0x4503 @ │ │ │ │ @ instruction: 0xf6fa4478 │ │ │ │ svclt 0x0000ef1c │ │ │ │ - andeq r1, pc, ip, lsr #26 │ │ │ │ - andeq pc, fp, sl, ror #10 │ │ │ │ - andeq pc, fp, r4, lsl #26 │ │ │ │ + andeq r1, pc, r8, lsr #26 │ │ │ │ + andeq pc, fp, r6, ror #10 │ │ │ │ + andeq pc, fp, r0, lsl #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec719fc <__bss_end__@@Base+0xfe96c248> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldrshlt r0, [r0, #-240]! @ 0xffffff10 │ │ │ │ strmi r4, [sp], -r4, lsl #12 │ │ │ │ ldc2 7, cr15, [r8, #-1020] @ 0xfffffc04 │ │ │ │ @ instruction: 0xf7fd4620 │ │ │ │ @@ -266404,17 +266404,17 @@ │ │ │ │ blmi 2c9d04 │ │ │ │ addpl pc, r9, #64, 12 @ 0x4000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ movtvc pc, #42243 @ 0xa503 @ │ │ │ │ @ instruction: 0xf6fa4478 │ │ │ │ svclt 0x0000eef2 │ │ │ │ - ldrdeq r1, [pc], -r8 │ │ │ │ - andeq pc, fp, r6, lsl r5 @ │ │ │ │ - @ instruction: 0x000bfcb0 │ │ │ │ + ldrdeq r1, [pc], -r4 │ │ │ │ + andeq pc, fp, r2, lsl r5 @ │ │ │ │ + andeq pc, fp, ip, lsr #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fec71a50 <__bss_end__@@Base+0xfe96c29c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strdlt r0, [r8, #-248] @ 0xffffff08 │ │ │ │ mcr2 7, 4, pc, cr14, cr13, {7} @ │ │ │ │ strmi fp, [r3], -r8, lsr #2 │ │ │ │ stmdacs r0, {r6, r7, sl, fp, sp, lr} │ │ │ │ @@ -266422,17 +266422,17 @@ │ │ │ │ stclt 0, cr0, [r8, #-352] @ 0xfffffea0 │ │ │ │ @ instruction: 0xf6404b05 │ │ │ │ stmdbmi r5, {r1, r5, r7, r9, ip, lr} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-849 @ 0xfffffcaf │ │ │ │ mcr 6, 6, pc, cr12, cr10, {7} @ │ │ │ │ - andeq r1, pc, lr, lsl #25 │ │ │ │ - andeq pc, fp, ip, asr #9 │ │ │ │ - andeq pc, fp, r6, ror #24 │ │ │ │ + andeq r1, pc, sl, lsl #25 │ │ │ │ + andeq pc, fp, r8, asr #9 │ │ │ │ + andeq pc, fp, r2, ror #24 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d8f8cc │ │ │ │ addlt r4, r3, r8, asr #20 │ │ │ │ strmi r4, [r5], -r8, asr #22 │ │ │ │ andcs r4, r0, sl, ror r4 │ │ │ │ @@ -266505,17 +266505,17 @@ │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-856 @ 0xfffffca8 │ │ │ │ mcr 6, 1, pc, cr14, cr10, {7} @ │ │ │ │ mrc 6, 1, APSR_nzcv, cr8, cr10, {7} │ │ │ │ @ instruction: 0x0018f7f8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq pc, r8, lr, lsl #15 │ │ │ │ - andeq r1, pc, r2, asr fp @ │ │ │ │ - muleq fp, r0, r3 │ │ │ │ - andeq pc, fp, sl, lsr #22 │ │ │ │ + andeq r1, pc, lr, asr #22 │ │ │ │ + andeq pc, fp, ip, lsl #7 │ │ │ │ + andeq pc, fp, r6, lsr #22 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec71be4 <__bss_end__@@Base+0xfe96c430> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strmi r0, [r7], -r8, ror #31 │ │ │ │ @ instruction: 0xf6fa2000 │ │ │ │ svccs 0x0000ef0e │ │ │ │ @ instruction: 0x4605d05d │ │ │ │ @@ -266570,17 +266570,17 @@ │ │ │ │ stmdami r8, {r0, r1, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ cmppvc lr, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf6fa4478 │ │ │ │ svclt 0x0000edaa │ │ │ │ andseq r4, fp, lr, lsr lr │ │ │ │ andseq r4, fp, r2, lsr lr │ │ │ │ - andeq r1, pc, r8, asr #20 │ │ │ │ - andeq pc, fp, r6, lsl #5 │ │ │ │ - andeq pc, fp, r0, lsr #20 │ │ │ │ + andeq r1, pc, r4, asr #20 │ │ │ │ + andeq pc, fp, r2, lsl #5 │ │ │ │ + andeq pc, fp, ip, lsl sl @ │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ ldcleq 8, cr15, [r8, #816] @ 0x330 │ │ │ │ @ instruction: 0xf5ad4a62 │ │ │ │ blmi 19b9f08 <__bss_end__@@Base+0x16b4754> │ │ │ │ svclt 0x00182900 │ │ │ │ @@ -266678,26 +266678,26 @@ │ │ │ │ ldmdbmi r0, {r0, r6, r9, sp, lr} │ │ │ │ ldrbtmi r4, [fp], #-2064 @ 0xfffff7f0 │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-868 @ 0xfffffc9c │ │ │ │ ldcl 6, cr15, [r0], {250} @ 0xfa │ │ │ │ andseq pc, r8, r2, lsr #11 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andeq fp, ip, ip, lsl #17 │ │ │ │ - andeq pc, fp, r8, lsr #11 │ │ │ │ + andeq fp, ip, r8, lsl #17 │ │ │ │ + andeq pc, fp, r4, lsr #11 │ │ │ │ andseq pc, r8, r6, lsl #10 │ │ │ │ - andeq pc, fp, r0, lsr #10 │ │ │ │ - andeq pc, fp, r4, lsl r5 @ │ │ │ │ + andeq pc, fp, ip, lsl r5 @ │ │ │ │ + andeq pc, fp, r0, lsl r5 @ │ │ │ │ @ instruction: 0x001a39d0 │ │ │ │ - andeq pc, fp, r0, asr #9 │ │ │ │ - @ instruction: 0x000bf4b4 │ │ │ │ + @ instruction: 0x000bf4bc │ │ │ │ + @ instruction: 0x000bf4b0 │ │ │ │ andseq r3, sl, lr, ror #18 │ │ │ │ - muleq pc, r6, r8 @ │ │ │ │ - ldrdeq pc, [fp], -r4 │ │ │ │ - strdeq pc, [fp], -r2 │ │ │ │ + muleq pc, r2, r8 @ │ │ │ │ + ldrdeq pc, [fp], -r0 │ │ │ │ + andeq pc, fp, lr, ror #3 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e8f8cc │ │ │ │ svcmi 0x0018b320 │ │ │ │ ldrbtmi r4, [pc], #-1542 @ 11accc │ │ │ │ streq pc, [ip, #-263] @ 0xfffffef9 │ │ │ │ @@ -266720,17 +266720,17 @@ │ │ │ │ @ instruction: 0xf6404b06 │ │ │ │ stmdbmi r6, {r0, r1, r2, r3, r4, r5, r6, r9, sp, lr} │ │ │ │ ldrbtmi r4, [fp], #-2054 @ 0xfffff7fa │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-874 @ 0xfffffc96 │ │ │ │ ldcl 6, cr15, [sl], #-1000 @ 0xfffffc18 │ │ │ │ @ instruction: 0x001a38fa │ │ │ │ - andeq r1, pc, sl, ror #15 │ │ │ │ - andeq pc, fp, r8, lsr #32 │ │ │ │ - andeq pc, fp, r2, ror #7 │ │ │ │ + andeq r1, pc, r6, ror #15 │ │ │ │ + andeq pc, fp, r4, lsr #32 │ │ │ │ + ldrdeq pc, [fp], -lr │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e8f8cc │ │ │ │ svcmi 0x001ab340 │ │ │ │ ldrbtmi r4, [pc], #-1542 @ 11ad50 │ │ │ │ streq pc, [ip, #-263] @ 0xfffffef9 │ │ │ │ @@ -266755,17 +266755,17 @@ │ │ │ │ @ instruction: 0xf44f4b06 │ │ │ │ stmdbmi r6, {r0, r3, r5, r6, r9, sp, lr} │ │ │ │ ldrbtmi r4, [fp], #-2054 @ 0xfffff7fa │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-880 @ 0xfffffc90 │ │ │ │ ldc 6, cr15, [r4], #-1000 @ 0xfffffc18 │ │ │ │ andseq r3, sl, r6, ror r8 │ │ │ │ - andeq r1, pc, lr, asr r7 @ │ │ │ │ - muleq fp, ip, pc @ │ │ │ │ - andeq pc, fp, r6, asr r3 @ │ │ │ │ + andeq r1, pc, sl, asr r7 @ │ │ │ │ + muleq fp, r8, pc @ │ │ │ │ + andeq pc, fp, r2, asr r3 @ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b0f8cc │ │ │ │ strmi fp, [r4], -fp, lsl #1 │ │ │ │ @ instruction: 0x2c004bd9 │ │ │ │ stmdbcs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ @@ -266985,21 +266985,21 @@ │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-886 @ 0xfffffc8a │ │ │ │ b 1cd8d28 <__bss_end__@@Base+0x19d3574> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x0018f2b2 │ │ │ │ mulseq r8, r0, r2 │ │ │ │ andseq r2, sl, sl, lsl #31 │ │ │ │ - andeq pc, fp, lr, lsl #1 │ │ │ │ - andeq r1, pc, lr, ror #7 │ │ │ │ - andeq lr, fp, ip, lsr #24 │ │ │ │ - strdeq lr, [fp], -r2 │ │ │ │ - ldrdeq r1, [pc], -r2 │ │ │ │ - andeq lr, fp, r0, lsl ip │ │ │ │ - andeq pc, fp, lr │ │ │ │ + andeq pc, fp, sl, lsl #1 │ │ │ │ + andeq r1, pc, sl, ror #7 │ │ │ │ + andeq lr, fp, r8, lsr #24 │ │ │ │ + andeq lr, fp, lr, ror #31 │ │ │ │ + andeq r1, pc, lr, asr #7 │ │ │ │ + andeq lr, fp, ip, lsl #24 │ │ │ │ + andeq pc, fp, sl │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b8f8cc │ │ │ │ smlabbls r4, r9, r0, fp │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ strmi r8, [r4], -lr, lsr #6 │ │ │ │ @@ -267421,34 +267421,34 @@ │ │ │ │ stmia ip, {r1, r3, r4, r5, r6, r7, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf6fa4640 │ │ │ │ strb lr, [sp, sl, asr #17] │ │ │ │ @ instruction: 0xf6fa9802 │ │ │ │ strbmi lr, [r8], -r6, asr #17 │ │ │ │ stmia r2, {r1, r3, r4, r5, r6, r7, r9, sl, ip, sp, lr, pc}^ │ │ │ │ svclt 0x0000e7c6 │ │ │ │ - andeq lr, fp, ip, lsr sp │ │ │ │ - andeq lr, fp, r2, ror #26 │ │ │ │ - andeq lr, fp, sl, lsr sp │ │ │ │ - andeq lr, fp, ip, lsl sp │ │ │ │ - andeq lr, fp, r2, lsl #26 │ │ │ │ - andeq lr, fp, r4, ror ip │ │ │ │ - andeq lr, fp, r8, asr ip │ │ │ │ + andeq lr, fp, r8, lsr sp │ │ │ │ + andeq lr, fp, lr, asr sp │ │ │ │ + andeq lr, fp, r6, lsr sp │ │ │ │ + andeq lr, fp, r8, lsl sp │ │ │ │ strdeq lr, [fp], -lr @ │ │ │ │ - andeq lr, fp, r2, lsl #23 │ │ │ │ - andeq lr, fp, r0, ror #22 │ │ │ │ - andeq lr, fp, sl, lsr fp │ │ │ │ + andeq lr, fp, r0, ror ip │ │ │ │ + andeq lr, fp, r4, asr ip │ │ │ │ + strdeq lr, [fp], -sl │ │ │ │ + andeq lr, fp, lr, ror fp │ │ │ │ + andeq lr, fp, ip, asr fp │ │ │ │ + andeq lr, fp, r6, lsr fp │ │ │ │ andseq r4, fp, r0, lsr #4 │ │ │ │ andseq r4, fp, ip, lsl #4 │ │ │ │ - andeq lr, fp, r2, lsr #20 │ │ │ │ - andeq r0, pc, r8, lsr sp @ │ │ │ │ - andeq lr, fp, r6, ror r5 │ │ │ │ - muleq fp, r4, r9 │ │ │ │ - andeq r0, pc, r8, lsl sp @ │ │ │ │ - andeq lr, fp, r6, asr r5 │ │ │ │ - andeq r7, fp, r4, lsl #12 │ │ │ │ + andeq lr, fp, lr, lsl sl │ │ │ │ + andeq r0, pc, r4, lsr sp @ │ │ │ │ + andeq lr, fp, r2, ror r5 │ │ │ │ + muleq fp, r0, r9 │ │ │ │ + andeq r0, pc, r4, lsl sp @ │ │ │ │ + andeq lr, fp, r2, asr r5 │ │ │ │ + andeq r7, fp, r0, lsl #12 │ │ │ │ ldrbtmi r4, [fp], #-2817 @ 0xfffff4ff │ │ │ │ mcrlt 7, 1, pc, cr0, cr12, {7} @ │ │ │ │ andseq r4, fp, lr, lsl r0 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ @@ -268040,98 +268040,98 @@ │ │ │ │ ldmdbmi r9, {r3, r4, r6, fp, lr}^ │ │ │ │ vqshl.s8 q2, q12, q0 │ │ │ │ ldrbtmi r5, [r9], #-36 @ 0xffffffdc │ │ │ │ blx fe1d8440 <__bss_end__@@Base+0xfded2c8c> │ │ │ │ bllt fea9a1c0 <__bss_end__@@Base+0xfe794a0c> │ │ │ │ andseq lr, r8, sl, ror #15 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andeq r7, ip, lr, lsl r4 │ │ │ │ - ldrdeq lr, [fp], -sl │ │ │ │ + andeq r7, ip, sl, lsl r4 │ │ │ │ + ldrdeq lr, [fp], -r6 │ │ │ │ andseq r2, sl, lr, lsl r7 │ │ │ │ andseq r2, sl, r4, lsl r7 │ │ │ │ andseq r3, fp, ip, lsl #31 │ │ │ │ - andeq lr, fp, r2, asr r8 │ │ │ │ + andeq lr, fp, lr, asr #16 │ │ │ │ andseq r3, fp, r0, asr #29 │ │ │ │ andseq r2, sl, r4, lsr r6 │ │ │ │ - andeq lr, fp, r2, lsl #16 │ │ │ │ + strdeq lr, [fp], -lr @ │ │ │ │ andseq lr, r8, r0, lsr #13 │ │ │ │ mulseq sl, r4, r5 │ │ │ │ - andeq lr, fp, lr, asr #14 │ │ │ │ - andeq lr, fp, r0, asr #14 │ │ │ │ + andeq lr, fp, sl, asr #14 │ │ │ │ + andeq lr, fp, ip, lsr r7 │ │ │ │ andseq r2, sl, r0, ror r5 │ │ │ │ - andeq lr, fp, sl, lsr #14 │ │ │ │ + andeq lr, fp, r6, lsr #14 │ │ │ │ andseq r2, sl, sl, asr r5 │ │ │ │ - andeq lr, fp, r4, lsl r7 │ │ │ │ + andeq lr, fp, r0, lsl r7 │ │ │ │ andseq r2, sl, r4, asr #10 │ │ │ │ - strdeq lr, [fp], -lr @ │ │ │ │ + strdeq lr, [fp], -sl │ │ │ │ @ instruction: 0x001a24b2 │ │ │ │ - andeq lr, fp, ip, ror #12 │ │ │ │ + andeq lr, fp, r8, ror #12 │ │ │ │ mulseq sl, ip, r4 │ │ │ │ - andeq lr, fp, r6, asr r6 │ │ │ │ + andeq lr, fp, r2, asr r6 │ │ │ │ andseq r2, sl, r6, lsl #9 │ │ │ │ - andeq lr, fp, r0, asr #12 │ │ │ │ + andeq lr, fp, ip, lsr r6 │ │ │ │ andseq r2, sl, r0, ror r4 │ │ │ │ - andeq lr, fp, sl, lsr #12 │ │ │ │ + andeq lr, fp, r6, lsr #12 │ │ │ │ andseq r2, sl, r6, lsl r4 │ │ │ │ - ldrdeq lr, [fp], -r0 │ │ │ │ + andeq lr, fp, ip, asr #11 │ │ │ │ andseq r2, sl, r0, lsl #8 │ │ │ │ - @ instruction: 0x000be5ba │ │ │ │ + @ instruction: 0x000be5b6 │ │ │ │ mulseq sl, ip, r3 │ │ │ │ - andeq lr, fp, r6, asr r5 │ │ │ │ + andeq lr, fp, r2, asr r5 │ │ │ │ andseq r2, sl, sl, ror r3 │ │ │ │ - andeq lr, fp, r4, lsr r5 │ │ │ │ + andeq lr, fp, r0, lsr r5 │ │ │ │ andseq r2, sl, r0, ror #6 │ │ │ │ - andeq lr, fp, sl, lsl r5 │ │ │ │ - andeq r0, pc, r2, lsl #16 │ │ │ │ - andeq lr, fp, r0, asr #32 │ │ │ │ + andeq lr, fp, r6, lsl r5 │ │ │ │ + strdeq r0, [pc], -lr │ │ │ │ + andeq lr, fp, ip, lsr r0 │ │ │ │ andeq r0, fp, lr, lsr #31 │ │ │ │ @ instruction: 0x001a22b8 │ │ │ │ - andeq lr, fp, r2, ror r4 │ │ │ │ + andeq lr, fp, lr, ror #8 │ │ │ │ andseq r2, sl, r2, lsr #5 │ │ │ │ - andeq lr, fp, ip, asr r4 │ │ │ │ + andeq lr, fp, r8, asr r4 │ │ │ │ andseq r2, sl, ip, lsl #5 │ │ │ │ - andeq lr, fp, r6, asr #8 │ │ │ │ + andeq lr, fp, r2, asr #8 │ │ │ │ andseq r2, sl, lr, asr #4 │ │ │ │ - andeq lr, fp, r8, lsl #8 │ │ │ │ + andeq lr, fp, r4, lsl #8 │ │ │ │ andseq r2, sl, lr, lsl r2 │ │ │ │ - ldrdeq lr, [fp], -r8 │ │ │ │ + ldrdeq lr, [fp], -r4 │ │ │ │ andseq r1, sl, lr, ror #31 │ │ │ │ - andeq lr, fp, r8, lsr #3 │ │ │ │ + andeq lr, fp, r4, lsr #3 │ │ │ │ @ instruction: 0x001a1fdc │ │ │ │ - muleq fp, r6, r1 │ │ │ │ + muleq fp, r2, r1 │ │ │ │ andseq r1, sl, sl, asr #31 │ │ │ │ - andeq lr, fp, r4, lsl #3 │ │ │ │ + andeq lr, fp, r0, lsl #3 │ │ │ │ @ instruction: 0x001a1fb8 │ │ │ │ - andeq lr, fp, r2, ror r1 │ │ │ │ + andeq lr, fp, lr, ror #2 │ │ │ │ andseq r1, sl, r6, lsr #31 │ │ │ │ - andeq lr, fp, r0, ror #2 │ │ │ │ + andeq lr, fp, ip, asr r1 │ │ │ │ andseq r1, sl, r4, lsl #31 │ │ │ │ - andeq lr, fp, lr, lsr r1 │ │ │ │ + andeq lr, fp, sl, lsr r1 │ │ │ │ andseq r1, sl, r2, ror pc │ │ │ │ - andeq lr, fp, ip, lsr #2 │ │ │ │ + andeq lr, fp, r8, lsr #2 │ │ │ │ andseq r1, sl, r0, ror #30 │ │ │ │ - andeq lr, fp, sl, lsl r1 │ │ │ │ + andeq lr, fp, r6, lsl r1 │ │ │ │ andseq r1, sl, r6, lsr #30 │ │ │ │ - andeq lr, fp, r0, ror #1 │ │ │ │ - strdeq r0, [pc], -lr │ │ │ │ - andeq sp, fp, ip, lsr ip │ │ │ │ + ldrdeq lr, [fp], -ip │ │ │ │ + strdeq r0, [pc], -sl │ │ │ │ + andeq sp, fp, r8, lsr ip │ │ │ │ andeq r3, fp, sl, lsl #16 │ │ │ │ - @ instruction: 0x000f03be │ │ │ │ - strdeq sp, [fp], -ip │ │ │ │ + @ instruction: 0x000f03ba │ │ │ │ + strdeq sp, [fp], -r8 │ │ │ │ andeq r3, fp, sl, asr #15 │ │ │ │ - andeq r0, pc, r6, lsr #7 │ │ │ │ - andeq sp, fp, r4, ror #23 │ │ │ │ - andeq lr, fp, sl, lsr #1 │ │ │ │ - andeq r0, pc, r6, ror r3 @ │ │ │ │ - @ instruction: 0x000bdbb4 │ │ │ │ - andeq lr, fp, lr, rrx │ │ │ │ + andeq r0, pc, r2, lsr #7 │ │ │ │ + andeq sp, fp, r0, ror #23 │ │ │ │ + andeq lr, fp, r6, lsr #1 │ │ │ │ + andeq r0, pc, r2, ror r3 @ │ │ │ │ + @ instruction: 0x000bdbb0 │ │ │ │ + andeq lr, fp, sl, rrx │ │ │ │ andseq r1, sl, r4, ror lr │ │ │ │ - andeq lr, fp, lr, lsr #32 │ │ │ │ + andeq lr, fp, sl, lsr #32 │ │ │ │ andseq r1, sl, r0, ror #28 │ │ │ │ - andeq lr, fp, sl, lsl r0 │ │ │ │ + andeq lr, fp, r6, lsl r0 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec73524 <__bss_end__@@Base+0xfe96dd70> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ mrcmi 15, 0, r0, cr7, cr0, {7} │ │ │ │ @ instruction: 0xf8d6447e │ │ │ │ stclcs 0, cr5, [r6, #-560]! @ 0xfffffdd0 │ │ │ │ strbcs fp, [r6, #-4024]! @ 0xfffff048 │ │ │ │ @@ -268153,18 +268153,18 @@ │ │ │ │ stmdami sl, {r0, r3, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrvs pc, r5, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf6f94478 │ │ │ │ @ instruction: 0xbd70e94c │ │ │ │ andseq r3, fp, r4, ror #10 │ │ │ │ muleq fp, r8, sl │ │ │ │ - ldrdeq sp, [fp], -sl │ │ │ │ - andeq lr, fp, r2 │ │ │ │ - andeq r0, pc, ip, lsl #3 │ │ │ │ - andeq sp, fp, sl, asr #19 │ │ │ │ + ldrdeq sp, [fp], -r6 │ │ │ │ + strdeq sp, [fp], -lr │ │ │ │ + andeq r0, pc, r8, lsl #3 │ │ │ │ + andeq sp, fp, r6, asr #19 │ │ │ │ andeq r0, fp, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec735ac <__bss_end__@@Base+0xfe96ddf8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [r8, #-960] @ 0xfffffc40 │ │ │ │ ldrbtmi r4, [sp], #-2056 @ 0xfffff7f8 │ │ │ │ streq pc, [ip], #-261 @ 0xfffffefb │ │ │ │ @@ -268269,24 +268269,24 @@ │ │ │ │ bmi 6564a8 <__bss_end__@@Base+0x350cf4> │ │ │ │ @ instruction: 0xe7a1447a │ │ │ │ ldmda r2!, {r0, r3, r4, r5, r6, r7, r9, sl, ip, sp, lr, pc}^ │ │ │ │ andseq sp, r8, r6, asr ip │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r3, fp, ip, asr #9 │ │ │ │ andseq r2, sl, ip, ror #3 │ │ │ │ - ldrdeq sp, [fp], -r2 │ │ │ │ - andeq sp, fp, r4, ror #29 │ │ │ │ + andeq sp, fp, lr, asr #29 │ │ │ │ + andeq sp, fp, r0, ror #29 │ │ │ │ andseq r2, sl, sl, asr #3 │ │ │ │ andseq r3, fp, sl, ror r4 │ │ │ │ andseq r2, sl, lr, ror r1 │ │ │ │ @ instruction: 0x0018dbd8 │ │ │ │ - @ instruction: 0x000bd7be │ │ │ │ + @ instruction: 0x000bd7ba │ │ │ │ andseq r2, sl, sl, asr r1 │ │ │ │ andseq r2, sl, r0, ror #2 │ │ │ │ - muleq fp, sl, lr │ │ │ │ + muleq fp, r6, lr │ │ │ │ andseq r3, fp, ip, lsl #8 │ │ │ │ andseq r2, sl, lr, lsl r1 │ │ │ │ andeq r3, fp, r8, lsr #21 │ │ │ │ andeq r3, fp, r2, lsr #21 │ │ │ │ muleq fp, r8, sl │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @@ -268534,15 +268534,15 @@ │ │ │ │ @ instruction: 0xf44fbfb4 │ │ │ │ vst3.32 {d19-d21}, [pc :64], r0 │ │ │ │ @ instruction: 0xf09f347a │ │ │ │ blmi 29c414 │ │ │ │ stmiapl fp!, {sp}^ │ │ │ │ ldclt 0, cr6, [r8, #-112]! @ 0xffffff90 │ │ │ │ andseq sp, r8, r0, asr r7 │ │ │ │ - andeq sp, fp, ip, lsl fp │ │ │ │ + andeq sp, fp, r8, lsl fp │ │ │ │ andseq r1, sl, sl, lsr sp │ │ │ │ andeq r0, r0, r8, asr sp │ │ │ │ bmi 22f5a0 │ │ │ │ ldmpl fp, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ addne r6, r0, #24, 16 @ 0x180000 │ │ │ │ svclt 0x00004770 │ │ │ │ andseq sp, r8, ip, lsl #14 │ │ │ │ @@ -269144,23 +269144,23 @@ │ │ │ │ stmdami lr, {r0, r2, r3, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf6f84478 │ │ │ │ svclt 0x0000e990 │ │ │ │ mulseq r8, lr, r0 │ │ │ │ andeq r0, r0, r8, asr sp │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ - ldrdeq pc, [lr], -r8 │ │ │ │ - andeq sp, fp, r2, ror #3 │ │ │ │ - andeq sp, fp, r4, lsl r2 │ │ │ │ - andeq pc, lr, r6, asr #13 │ │ │ │ - ldrdeq sp, [fp], -r0 │ │ │ │ - strdeq sp, [fp], -r2 │ │ │ │ - @ instruction: 0x000ef6b4 │ │ │ │ - @ instruction: 0x000bd1be │ │ │ │ - ldrdeq sp, [fp], -r8 │ │ │ │ + ldrdeq pc, [lr], -r4 │ │ │ │ + ldrdeq sp, [fp], -lr │ │ │ │ + andeq sp, fp, r0, lsl r2 │ │ │ │ + andeq pc, lr, r2, asr #13 │ │ │ │ + andeq sp, fp, ip, asr #3 │ │ │ │ + andeq sp, fp, lr, ror #3 │ │ │ │ + @ instruction: 0x000ef6b0 │ │ │ │ + @ instruction: 0x000bd1ba │ │ │ │ + ldrdeq sp, [fp], -r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec74538 <__bss_end__@@Base+0xfe96ed84> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r9, #-960] @ 0xfffffc40 │ │ │ │ movwlt r4, #33917 @ 0x847d │ │ │ │ bvs 12eb58 │ │ │ │ @ instruction: 0xfff2f7ff │ │ │ │ @@ -269318,15 +269318,15 @@ │ │ │ │ stclvs 8, cr15, [fp, #-564]! @ 0xfffffdcc │ │ │ │ ldmdavs r8, {r0, r1, r3, r5, r8, ip, sp, pc} │ │ │ │ mrc2 7, 5, pc, cr14, cr15, {7} │ │ │ │ @ instruction: 0xf6f86d68 │ │ │ │ movwcs lr, #2548 @ 0x9f4 │ │ │ │ andcs r6, r2, fp, ror #10 │ │ │ │ svclt 0x0000bdf8 │ │ │ │ - andeq ip, fp, sl, asr pc │ │ │ │ + andeq ip, fp, r6, asr pc │ │ │ │ andseq r1, sl, r8, lsl r1 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ ldrbvc pc, [r8, #-2271] @ 0xfffff721 @ │ │ │ │ ldrbtmi fp, [pc], #-131 @ 11d5e4 │ │ │ │ @@ -269671,24 +269671,24 @@ │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf6f74478 │ │ │ │ svclt 0x0000ed74 │ │ │ │ @ instruction: 0x0018cabe │ │ │ │ andeq r0, r0, r8, asr sp │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ andseq r0, sl, r4, asr sp │ │ │ │ - andeq ip, fp, sl, asr #23 │ │ │ │ - @ instruction: 0x000eeeb4 │ │ │ │ - @ instruction: 0x000bc9be │ │ │ │ - andeq ip, fp, lr, lsr #20 │ │ │ │ - muleq lr, lr, lr │ │ │ │ - andeq ip, fp, r8, lsr #19 │ │ │ │ - andeq ip, fp, r4, lsl sl │ │ │ │ - andeq lr, lr, lr, ror lr │ │ │ │ - andeq ip, fp, r8, lsl #19 │ │ │ │ - andeq r8, fp, r4, lsr #1 │ │ │ │ + andeq ip, fp, r6, asr #23 │ │ │ │ + @ instruction: 0x000eeeb0 │ │ │ │ + @ instruction: 0x000bc9ba │ │ │ │ + andeq ip, fp, sl, lsr #20 │ │ │ │ + muleq lr, sl, lr │ │ │ │ + andeq ip, fp, r4, lsr #19 │ │ │ │ + andeq ip, fp, r0, lsl sl │ │ │ │ + andeq lr, lr, sl, ror lr │ │ │ │ + andeq ip, fp, r4, lsl #19 │ │ │ │ + andeq r8, fp, r0, lsr #1 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ addlt r4, r6, fp, asr sl │ │ │ │ ldrbtmi r4, [sl], #-2907 @ 0xfffff4a5 │ │ │ │ ldrdhi pc, [ip, #-143]! @ 0xffffff71 │ │ │ │ @@ -269781,28 +269781,28 @@ │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-832 @ 0xfffffcc0 │ │ │ │ ldc 6, cr15, [r6], {247} @ 0xf7 │ │ │ │ andseq ip, r8, sl, lsl r5 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq ip, r8, r4, lsl r5 │ │ │ │ andseq r0, sl, r6, ror #21 │ │ │ │ - @ instruction: 0x000bc9ba │ │ │ │ + @ instruction: 0x000bc9b6 │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ andseq ip, r8, lr, ror r4 │ │ │ │ andseq r0, sl, r4, asr #20 │ │ │ │ - andeq ip, fp, r0, lsr r9 │ │ │ │ - strdeq lr, [lr], -r4 │ │ │ │ - strdeq ip, [fp], -lr │ │ │ │ - muleq fp, r2, r8 │ │ │ │ - ldrdeq lr, [lr], -lr @ │ │ │ │ - andeq ip, fp, r8, ror #15 │ │ │ │ - andeq ip, fp, r8, lsl #17 │ │ │ │ - andeq lr, lr, r4, asr #25 │ │ │ │ - andeq ip, fp, lr, asr #15 │ │ │ │ - andeq ip, fp, sl, lsl #17 │ │ │ │ + andeq ip, fp, ip, lsr #18 │ │ │ │ + strdeq lr, [lr], -r0 │ │ │ │ + strdeq ip, [fp], -sl │ │ │ │ + andeq ip, fp, lr, lsl #17 │ │ │ │ + ldrdeq lr, [lr], -sl │ │ │ │ + andeq ip, fp, r4, ror #15 │ │ │ │ + andeq ip, fp, r4, lsl #17 │ │ │ │ + andeq lr, lr, r0, asr #25 │ │ │ │ + andeq ip, fp, sl, asr #15 │ │ │ │ + andeq ip, fp, r6, lsl #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fec74f40 <__bss_end__@@Base+0xfe96f78c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strdlt r0, [r8, #-248]! @ 0xffffff08 │ │ │ │ cmplt fp, r3, asr #26 │ │ │ │ teqlt fp, fp, asr r8 │ │ │ │ @ instruction: 0xc010f8d3 │ │ │ │ @@ -269812,17 +269812,17 @@ │ │ │ │ stclt 0, cr2, [r8, #-76] @ 0xffffffb4 │ │ │ │ vqdmulh.s d20, d0, d5 │ │ │ │ stmdbmi r5, {r0, r1, r2, r5, r6, r7, r9, ip} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf6f74478 │ │ │ │ svclt 0x0000ec52 │ │ │ │ - andeq lr, lr, sl, lsr ip │ │ │ │ - andeq ip, fp, r4, asr #14 │ │ │ │ - ldrdeq ip, [fp], -r8 │ │ │ │ + andeq lr, lr, r6, lsr ip │ │ │ │ + andeq ip, fp, r0, asr #14 │ │ │ │ + ldrdeq ip, [fp], -r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec74f90 <__bss_end__@@Base+0xfe96f7dc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldrshlt r0, [r8, #-248] @ 0xffffff08 │ │ │ │ strmi r6, [r4], -r3, asr #26 │ │ │ │ ldmdavs r8, {r0, r1, r3, r4, r5, r8, ip, sp, pc} │ │ │ │ blx ff2dbda0 <__bss_end__@@Base+0xfefd65ec> │ │ │ │ @@ -269831,17 +269831,17 @@ │ │ │ │ ldclt 5, cr6, [r0, #-396] @ 0xfffffe74 │ │ │ │ @ instruction: 0xf44f4b05 │ │ │ │ stmdbmi r5, {r2, r3, r4, r5, r6, r7, r9, ip, sp, lr} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf6f74478 │ │ │ │ svclt 0x0000ec2c │ │ │ │ - andeq lr, lr, lr, ror #23 │ │ │ │ - strdeq ip, [fp], -r8 │ │ │ │ - andeq ip, fp, ip, lsl #15 │ │ │ │ + andeq lr, lr, sl, ror #23 │ │ │ │ + strdeq ip, [fp], -r4 │ │ │ │ + andeq ip, fp, r8, lsl #15 │ │ │ │ stclvs 1, cr11, [r0, #-224] @ 0xffffff20 │ │ │ │ stmdavs r0, {r3, r5, r8, ip, sp, pc}^ │ │ │ │ stmibvs r0, {r3, r4, r8, ip, sp, pc} │ │ │ │ svclt 0x00183800 │ │ │ │ ldrbmi r2, [r0, -r1]! │ │ │ │ stclvs 1, cr11, [r0, #-224] @ 0xffffff20 │ │ │ │ stmdavs r0, {r3, r5, r8, ip, sp, pc}^ │ │ │ │ @@ -269911,17 +269911,17 @@ │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-932 @ 0xfffffc5c │ │ │ │ bl fe5dbad4 <__bss_end__@@Base+0xfe2d6320> │ │ │ │ bl fe85bad8 <__bss_end__@@Base+0xfe556324> │ │ │ │ andseq ip, r8, r4, asr r2 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x0018c1fe │ │ │ │ - @ instruction: 0x000eeabc │ │ │ │ - andeq ip, fp, r6, asr #11 │ │ │ │ - andeq ip, fp, sl, asr r6 │ │ │ │ + @ instruction: 0x000eeab8 │ │ │ │ + andeq ip, fp, r2, asr #11 │ │ │ │ + andeq ip, fp, r6, asr r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ bl fec7511c <__bss_end__@@Base+0xfe96f968> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0fe8 │ │ │ │ addlt ip, r5, r8, asr r0 │ │ │ │ strdlt r4, [r8, ip]! │ │ │ │ @ instruction: 0xf890460a │ │ │ │ @@ -270256,15 +270256,15 @@ │ │ │ │ strls r4, [r0], -r1, lsr #12 │ │ │ │ @ instruction: 0x4605447a │ │ │ │ stc 6, cr15, [r0, #-988]! @ 0xfffffc24 │ │ │ │ eorsvs r2, sp, r0 │ │ │ │ pop {r1, ip, sp, pc} │ │ │ │ strdcs r8, [r2], -r0 │ │ │ │ svclt 0x0000e7fa │ │ │ │ - andeq r3, fp, r4, lsl #24 │ │ │ │ + andeq r3, fp, r0, lsl #24 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec75678 <__bss_end__@@Base+0xfe96fec4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r5], #-832 @ 0xfffffcc0 │ │ │ │ blmi e8a6a4 <__bss_end__@@Base+0xb84ef0> │ │ │ │ ldrbtmi r4, [ip], #-1541 @ 0xfffff9fb │ │ │ │ ldrbtmi r4, [lr], #-3636 @ 0xfffff1cc │ │ │ │ @@ -270319,16 +270319,16 @@ │ │ │ │ @ instruction: 0xf6f7e7ba │ │ │ │ svclt 0x0000e872 │ │ │ │ andseq fp, r8, sl, lsl ip │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq fp, r8, r6, lsl ip │ │ │ │ @ instruction: 0x0018bbd8 │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ - andeq ip, fp, sl, asr #1 │ │ │ │ - ldrdeq ip, [fp], -r4 │ │ │ │ + andeq ip, fp, r6, asr #1 │ │ │ │ + ldrdeq ip, [fp], -r0 │ │ │ │ andseq r0, sl, lr, lsl #4 │ │ │ │ @ instruction: 0xffffff3d │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ @ instruction: 0xf8d04604 │ │ │ │ @@ -270397,17 +270397,17 @@ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 26266c │ │ │ │ addspl pc, fp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf6f64478 │ │ │ │ svclt 0x0000efc0 │ │ │ │ - strdeq lr, [lr], -r4 │ │ │ │ - andeq fp, fp, r2, lsl #31 │ │ │ │ - andeq fp, fp, ip, asr #28 │ │ │ │ + strdeq lr, [lr], -r0 │ │ │ │ + andeq fp, fp, lr, ror pc │ │ │ │ + andeq fp, fp, r8, asr #28 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec758b4 <__bss_end__@@Base+0xfe970100> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ blmi 4b9cc0 <__bss_end__@@Base+0x1b450c> │ │ │ │ teqlt r8, fp, ror r4 │ │ │ │ pop {r0, r2, r3, r9, fp, lr} │ │ │ │ @@ -270482,29 +270482,29 @@ │ │ │ │ @ instruction: 0xf786d0f2 │ │ │ │ strb pc, [pc, r1, lsl #27]! @ │ │ │ │ sbccs r4, pc, #4, 22 @ 0x1000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-808 @ 0xfffffcd8 │ │ │ │ svc 0x0014f6f6 │ │ │ │ - andeq lr, lr, r0, lsr #5 │ │ │ │ - andeq fp, fp, lr, lsr #28 │ │ │ │ - andeq fp, fp, lr, asr sp │ │ │ │ + muleq lr, ip, r2 │ │ │ │ + andeq fp, fp, sl, lsr #28 │ │ │ │ + andeq fp, fp, sl, asr sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fec75a08 <__bss_end__@@Base+0xfe970254> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2627f0 │ │ │ │ adcmi pc, r9, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-840 @ 0xfffffcb8 │ │ │ │ mrc 6, 7, APSR_nzcv, cr12, cr6, {7} │ │ │ │ - andeq lr, lr, r0, ror r2 │ │ │ │ - strdeq fp, [fp], -lr │ │ │ │ - andeq fp, fp, r6, lsl lr │ │ │ │ + andeq lr, lr, ip, ror #4 │ │ │ │ + strdeq fp, [fp], -sl │ │ │ │ + andeq fp, fp, r2, lsl lr │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec75a38 <__bss_end__@@Base+0xfe970284> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldrmi r0, [r5], -r8, asr #31 │ │ │ │ blmi fe271254 <__bss_end__@@Base+0xfdf6baa0> │ │ │ │ ldrbtmi fp, [sl], #-137 @ 0xffffff77 │ │ │ │ ldrbtmi r4, [pc], #-3972 @ 11e84c │ │ │ │ @@ -270639,35 +270639,35 @@ │ │ │ │ @ instruction: 0xf6f64478 │ │ │ │ svclt 0x0000ede6 │ │ │ │ andseq fp, r8, sl, asr r8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq fp, r8, r6, asr r8 │ │ │ │ andseq fp, r8, r0, lsr r8 │ │ │ │ andseq pc, r9, r6, lsl #29 │ │ │ │ - andeq fp, fp, r8, ror #27 │ │ │ │ + andeq fp, fp, r4, ror #27 │ │ │ │ @ instruction: 0xfffffbad │ │ │ │ andeq r0, r0, r8, lsl #20 │ │ │ │ andeq r0, r0, r8, lsr #14 │ │ │ │ andeq r0, r0, r0, lsr lr │ │ │ │ - andeq fp, fp, lr, lsl #26 │ │ │ │ + andeq fp, fp, sl, lsl #26 │ │ │ │ @ instruction: 0x0019fdda │ │ │ │ - andeq fp, fp, r8, lsl #26 │ │ │ │ + andeq fp, fp, r4, lsl #26 │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ - andeq fp, fp, r4, asr #24 │ │ │ │ + andeq fp, fp, r0, asr #24 │ │ │ │ andseq pc, r9, ip, lsl #27 │ │ │ │ - andeq fp, fp, lr, asr #24 │ │ │ │ - andeq lr, lr, r2, ror r0 │ │ │ │ - andeq fp, fp, r0, lsl #24 │ │ │ │ - andeq fp, fp, r4, lsr #24 │ │ │ │ - andeq lr, lr, ip, asr r0 │ │ │ │ - andeq fp, fp, sl, ror #23 │ │ │ │ + andeq fp, fp, sl, asr #24 │ │ │ │ + andeq lr, lr, lr, rrx │ │ │ │ + strdeq fp, [fp], -ip │ │ │ │ + andeq fp, fp, r0, lsr #24 │ │ │ │ + andeq lr, lr, r8, asr r0 │ │ │ │ + andeq fp, fp, r6, ror #23 │ │ │ │ andeq r0, fp, sl, lsl #18 │ │ │ │ - andeq lr, lr, r2, asr #32 │ │ │ │ - ldrdeq fp, [fp], -r0 │ │ │ │ - andeq fp, fp, r4, lsr ip │ │ │ │ + andeq lr, lr, lr, lsr r0 │ │ │ │ + andeq fp, fp, ip, asr #23 │ │ │ │ + andeq fp, fp, r0, lsr ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec75cc4 <__bss_end__@@Base+0xfe970510> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [ip], {248} @ 0xf8 │ │ │ │ @ instruction: 0xf8802300 │ │ │ │ ldrbtmi r3, [ip], #-92 @ 0xffffffa4 │ │ │ │ @ instruction: 0xf8d04601 │ │ │ │ @@ -270803,36 +270803,36 @@ │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-896 @ 0xfffffc80 │ │ │ │ ldc 6, cr15, [sl], {246} @ 0xf6 │ │ │ │ andseq fp, r8, ip, lsl #11 │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ @ instruction: 0x000033bf │ │ │ │ mulseq r9, r4, fp │ │ │ │ - andeq fp, fp, sl, lsl fp │ │ │ │ + andeq fp, fp, r6, lsl fp │ │ │ │ andeq r1, r0, fp, ror ip │ │ │ │ andseq pc, r9, r4, asr #21 │ │ │ │ - andeq fp, fp, r8, ror sl │ │ │ │ - andeq sp, lr, ip, lsr #27 │ │ │ │ - andeq fp, fp, sl, lsr r9 │ │ │ │ - andeq fp, fp, r2, asr #16 │ │ │ │ + andeq fp, fp, r4, ror sl │ │ │ │ + andeq sp, lr, r8, lsr #27 │ │ │ │ + andeq fp, fp, r6, lsr r9 │ │ │ │ + andeq fp, fp, lr, lsr r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fec75f1c <__bss_end__@@Base+0xfe970768> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strdlt r0, [r0, -r8]! │ │ │ │ ldrdcc pc, [r8], #128 @ 0x80 │ │ │ │ andvs r2, fp, r0 │ │ │ │ blmi 28e150 │ │ │ │ rscsne pc, lr, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-928 @ 0xfffffc60 │ │ │ │ stcl 6, cr15, [ip], #-984 @ 0xfffffc28 │ │ │ │ - andeq sp, lr, r0, asr sp │ │ │ │ - ldrdeq fp, [fp], -lr │ │ │ │ - andeq fp, fp, lr, lsl #16 │ │ │ │ + andeq sp, lr, ip, asr #26 │ │ │ │ + ldrdeq fp, [fp], -sl │ │ │ │ + andeq fp, fp, sl, lsl #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec75f58 <__bss_end__@@Base+0xfe9707a4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strdlt r0, [r0, r0] │ │ │ │ strmi r4, [r5], -ip, lsl #12 │ │ │ │ strmi fp, [r8], -r1, lsr #2 │ │ │ │ svc 0x0086f6f6 │ │ │ │ @@ -270844,17 +270844,17 @@ │ │ │ │ blmi 2ce264 │ │ │ │ andcs pc, ip, #64, 12 @ 0x4000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-952 @ 0xfffffc48 │ │ │ │ mcrr 6, 15, pc, r2, cr6 @ │ │ │ │ ldclt 0, cr2, [r8, #-8]! │ │ │ │ - strdeq sp, [lr], -ip │ │ │ │ - andeq fp, fp, sl, lsl #17 │ │ │ │ - @ instruction: 0x000bb7ba │ │ │ │ + strdeq sp, [lr], -r8 │ │ │ │ + andeq fp, fp, r6, lsl #17 │ │ │ │ + @ instruction: 0x000bb7b6 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0078f8cc │ │ │ │ mcr 0, 0, fp, cr7, cr9, {4} │ │ │ │ bmi fffe9800 <__bss_end__@@Base+0xffce404c> │ │ │ │ blmi ffff0638 <__bss_end__@@Base+0xffceae84> │ │ │ │ @@ -271110,15 +271110,15 @@ │ │ │ │ b 125cd84 <__bss_end__@@Base+0xf575d0> │ │ │ │ @ instruction: 0x0018b2d8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq fp, r8, r8, asr #5 │ │ │ │ andeq r0, r0, r0, ror #13 │ │ │ │ andseq fp, r8, r6, lsr r1 │ │ │ │ mulseq r9, ip, r5 │ │ │ │ - andeq fp, fp, sl, ror r5 │ │ │ │ + andeq fp, fp, r6, ror r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec763d0 <__bss_end__@@Base+0xfe970c1c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff8 │ │ │ │ stmdavs r0, {r3, r6, r8, ip, sp, pc} │ │ │ │ andcs fp, r1, r8, lsl #18 │ │ │ │ @ instruction: 0xf786bd10 │ │ │ │ @@ -271126,15 +271126,15 @@ │ │ │ │ sbclt r0, r0, #1 │ │ │ │ stmdami r4, {r4, r8, sl, fp, ip, sp, pc} │ │ │ │ ldrbtmi r4, [r8], #-2308 @ 0xfffff6fc │ │ │ │ sbccc r4, r4, r9, ror r4 │ │ │ │ blx 1a5b470 <__bss_end__@@Base+0x1755cbc> │ │ │ │ ldclt 6, cr4, [r0, #-128] @ 0xffffff80 │ │ │ │ andseq pc, r9, sl, lsr r5 @ │ │ │ │ - andeq fp, fp, r8, lsl r5 │ │ │ │ + andeq fp, fp, r4, lsl r5 │ │ │ │ stcvs 4, cr11, [r4, #64] @ 0x40 │ │ │ │ ldrbtmi r4, [sl], #-2568 @ 0xfffff5f8 │ │ │ │ blmi 34b744 <__bss_end__@@Base+0x45f90> │ │ │ │ tstcs r1, r0, lsr #12 │ │ │ │ blmi 25d390 │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ ldmibvs fp, {r0, r1, r3, r4, r6, fp, sp, lr} │ │ │ │ @@ -271199,17 +271199,17 @@ │ │ │ │ ldrdmi pc, [r4], #132 @ 0x84 @ │ │ │ │ blmi 299244 │ │ │ │ rscscs pc, ip, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-976 @ 0xfffffc30 │ │ │ │ ldmdb sl!, {r1, r2, r4, r5, r6, r7, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - andeq sp, lr, ip, ror #14 │ │ │ │ - strdeq fp, [fp], -sl │ │ │ │ - andeq fp, fp, sl, lsr #4 │ │ │ │ + andeq sp, lr, r8, ror #14 │ │ │ │ + strdeq fp, [fp], -r6 │ │ │ │ + andeq fp, fp, r6, lsr #4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fec7653c <__bss_end__@@Base+0xfe970d88> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strdlt r0, [r0, -r8]! │ │ │ │ stmdblt fp!, {r0, r1, r7, r8, sl, fp, sp, lr}^ │ │ │ │ eorne lr, r2, #192, 18 @ 0x300000 │ │ │ │ blmi 4ce770 <__bss_end__@@Base+0x1c8fbc> │ │ │ │ @@ -271223,22 +271223,22 @@ │ │ │ │ @ instruction: 0xf09d30e0 │ │ │ │ blmi 3dda18 <__bss_end__@@Base+0xd8264> │ │ │ │ @ instruction: 0xf640490a │ │ │ │ stmdami sl, {r2, r3, r5, r9, ip, sp} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-1004 @ 0xfffffc14 │ │ │ │ stmdb sl, {r1, r2, r4, r5, r6, r7, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - andeq sp, lr, r0, lsr r7 │ │ │ │ - @ instruction: 0x000bb2be │ │ │ │ - andeq fp, fp, lr, ror #3 │ │ │ │ + andeq sp, lr, ip, lsr #14 │ │ │ │ + @ instruction: 0x000bb2ba │ │ │ │ + andeq fp, fp, sl, ror #3 │ │ │ │ andseq pc, r9, r4, asr #7 │ │ │ │ - @ instruction: 0x000bb3b6 │ │ │ │ - andeq sp, lr, ip, lsl #14 │ │ │ │ - muleq fp, sl, r2 │ │ │ │ - andeq r6, fp, sl, asr #10 │ │ │ │ + @ instruction: 0x000bb3b2 │ │ │ │ + andeq sp, lr, r8, lsl #14 │ │ │ │ + muleq fp, r6, r2 │ │ │ │ + andeq r6, fp, r6, asr #10 │ │ │ │ strmi fp, [r4], r0, lsl #10 │ │ │ │ ldrd pc, [r4], #-143 @ 0xffffff71 │ │ │ │ strdlt r4, [r8, -lr]! │ │ │ │ ldrmi r4, [ip], r3, lsl #12 │ │ │ │ ldrdcc pc, [r4], #131 @ 0x83 @ │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ ldmdblt r9, {r0, r6, r9, sl, sp, lr} │ │ │ │ @@ -271285,20 +271285,20 @@ │ │ │ │ blmi 3997d8 <__bss_end__@@Base+0x94024> │ │ │ │ rsbcc pc, sl, #64, 12 @ 0x4000000 │ │ │ │ stmdami r9, {r3, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrvc pc, r4, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf6f64478 │ │ │ │ svclt 0x0000e8d0 │ │ │ │ - andeq sp, lr, r0, lsr r6 │ │ │ │ - @ instruction: 0x000bb1be │ │ │ │ - andeq fp, fp, ip, ror #5 │ │ │ │ - andeq sp, lr, r8, lsl r6 │ │ │ │ - andeq fp, fp, r6, lsr #3 │ │ │ │ - andeq fp, fp, r0, ror #5 │ │ │ │ + andeq sp, lr, ip, lsr #12 │ │ │ │ + @ instruction: 0x000bb1ba │ │ │ │ + andeq fp, fp, r8, ror #5 │ │ │ │ + andeq sp, lr, r4, lsl r6 │ │ │ │ + andeq fp, fp, r2, lsr #3 │ │ │ │ + ldrdeq fp, [fp], -ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec766a0 <__bss_end__@@Base+0xfe970eec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff8 │ │ │ │ stmdavs r0, {r3, r5, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf786b118 │ │ │ │ stmdacs r1, {r0, r1, r3, r4, r5, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ @@ -271328,20 +271328,20 @@ │ │ │ │ blmi 39972c <__bss_end__@@Base+0x93f78> │ │ │ │ addcc pc, lr, #64, 12 @ 0x4000000 │ │ │ │ stmdami r9, {r3, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrsvc pc, r4, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf6f64478 │ │ │ │ svclt 0x0000e87a │ │ │ │ - andeq sp, lr, r4, lsl #11 │ │ │ │ - andeq fp, fp, r2, lsl r1 │ │ │ │ - andeq fp, fp, ip, asr #4 │ │ │ │ - andeq sp, lr, ip, ror #10 │ │ │ │ - strdeq fp, [fp], -sl │ │ │ │ - andeq fp, fp, r8, lsr #4 │ │ │ │ + andeq sp, lr, r0, lsl #11 │ │ │ │ + andeq fp, fp, lr, lsl #2 │ │ │ │ + andeq fp, fp, r8, asr #4 │ │ │ │ + andeq sp, lr, r8, ror #10 │ │ │ │ + strdeq fp, [fp], -r6 │ │ │ │ + andeq fp, fp, r4, lsr #4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec7674c <__bss_end__@@Base+0xfe970f98> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff8 │ │ │ │ stmdavs r0, {r3, r5, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf786b118 │ │ │ │ stmdacs r1, {r0, r2, r5, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ @@ -271568,20 +271568,20 @@ │ │ │ │ ldrbtmi r4, [fp], #-2059 @ 0xfffff7f5 │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-932 @ 0xfffffc5c │ │ │ │ mrc 6, 4, APSR_nzcv, cr14, cr5, {7} │ │ │ │ sbcmi r0, r8, #0 │ │ │ │ andseq sl, r8, r0, ror #16 │ │ │ │ andeq r0, r0, r8, ror #12 │ │ │ │ - andeq sp, lr, lr, asr #3 │ │ │ │ - andeq sl, fp, ip, asr sp │ │ │ │ - andeq sl, fp, r2, ror #24 │ │ │ │ - @ instruction: 0x000ed1b6 │ │ │ │ - andeq sl, fp, r4, asr #26 │ │ │ │ - muleq fp, r2, lr │ │ │ │ + andeq sp, lr, sl, asr #3 │ │ │ │ + andeq sl, fp, r8, asr sp │ │ │ │ + andeq sl, fp, lr, asr ip │ │ │ │ + @ instruction: 0x000ed1b2 │ │ │ │ + andeq sl, fp, r0, asr #26 │ │ │ │ + andeq sl, fp, lr, lsl #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec76b0c <__bss_end__@@Base+0xfe971358> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8d00ff8 │ │ │ │ ldmdblt fp!, {r2, r5, r6, r7, ip, sp} │ │ │ │ @ instruction: 0xf7ff4604 │ │ │ │ @ instruction: 0x4620f8f3 │ │ │ │ @@ -271680,17 +271680,17 @@ │ │ │ │ andseq sl, r8, ip, asr r7 │ │ │ │ andseq sl, r8, ip, lsr r7 │ │ │ │ andseq sl, r8, ip, lsl #14 │ │ │ │ @ instruction: 0x0018a6b6 │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ andeq r0, r0, r4, ror r7 │ │ │ │ andseq sl, r8, r2, lsl #13 │ │ │ │ - andeq sp, lr, r0, lsl r0 │ │ │ │ - muleq fp, lr, fp │ │ │ │ - andeq sl, fp, r4, lsr #21 │ │ │ │ + andeq sp, lr, ip │ │ │ │ + muleq fp, sl, fp │ │ │ │ + andeq sl, fp, r0, lsr #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec76cc0 <__bss_end__@@Base+0xfe97150c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 763a88 <__bss_end__@@Base+0x45e2d4> │ │ │ │ blmi 78bcd4 <__bss_end__@@Base+0x486520> │ │ │ │ ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @@ -271735,17 +271735,17 @@ │ │ │ │ stmdami r8, {r0, r1, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ bicvc pc, r6, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf6f54478 │ │ │ │ svclt 0x0000ed50 │ │ │ │ andseq sl, r8, r8, asr r5 │ │ │ │ andeq r0, r0, r4, ror r7 │ │ │ │ - andeq ip, lr, r8, lsl pc │ │ │ │ - andeq sl, fp, r6, lsr #21 │ │ │ │ - ldrdeq sl, [fp], -r4 │ │ │ │ + andeq ip, lr, r4, lsl pc │ │ │ │ + andeq sl, fp, r2, lsr #21 │ │ │ │ + ldrdeq sl, [fp], -r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec76d9c <__bss_end__@@Base+0xfe9715e8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldrmi r0, [r5], -r8, ror #31 │ │ │ │ blmi 8b241c <__bss_end__@@Base+0x5acc68> │ │ │ │ ldrbtmi fp, [sl], #-131 @ 0xffffff7d │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @@ -271775,17 +271775,17 @@ │ │ │ │ ldrbtmi r4, [fp], #-2056 @ 0xfffff7f8 │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-980 @ 0xfffffc2c │ │ │ │ stc 6, cr15, [r0, #-980] @ 0xfffffc2c │ │ │ │ @ instruction: 0x0018a4f6 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq sl, r8, r8, asr #9 │ │ │ │ - andeq ip, lr, sl, ror lr │ │ │ │ - andeq sl, fp, r8, lsl #20 │ │ │ │ - andeq sl, fp, r6, lsr r9 │ │ │ │ + andeq ip, lr, r6, ror lr │ │ │ │ + andeq sl, fp, r4, lsl #20 │ │ │ │ + andeq sl, fp, r2, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fec76e3c <__bss_end__@@Base+0xfe971688> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 4a3c24 <__bss_end__@@Base+0x19e470> │ │ │ │ smclt 1099 @ 0x44b │ │ │ │ tstlt r8, r0, lsl #16 │ │ │ │ @ instruction: 0x4008e8bd │ │ │ │ @@ -271798,47 +271798,47 @@ │ │ │ │ stmdami r8, {r0, r1, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ mvnvc pc, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf6f54478 │ │ │ │ svclt 0x0000ecd2 │ │ │ │ andseq sl, r8, ip, asr r4 │ │ │ │ andeq r0, r0, r4, ror r7 │ │ │ │ - andeq ip, lr, ip, lsl lr │ │ │ │ - andeq sl, fp, sl, lsr #19 │ │ │ │ - ldrdeq sl, [fp], -r8 │ │ │ │ + andeq ip, lr, r8, lsl lr │ │ │ │ + andeq sl, fp, r6, lsr #19 │ │ │ │ + ldrdeq sl, [fp], -r4 │ │ │ │ stclvs 1, cr11, [r0, #-32] @ 0xffffffe0 │ │ │ │ strlt r4, [r8, #-1904] @ 0xfffff890 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f8f8cc │ │ │ │ @ instruction: 0xf6404b05 │ │ │ │ stmdbmi r5, {r0, r2, r3, r4, r5, r6, r9, ip, sp, lr} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-1006 @ 0xfffffc12 │ │ │ │ ldc 6, cr15, [r0], #980 @ 0x3d4 │ │ │ │ - ldrdeq ip, [lr], -sl │ │ │ │ - andeq sl, fp, r8, ror #18 │ │ │ │ - muleq fp, r6, r8 │ │ │ │ + ldrdeq ip, [lr], -r6 │ │ │ │ + andeq sl, fp, r4, ror #18 │ │ │ │ + muleq fp, r2, r8 │ │ │ │ stmdavs r0, {r5, r8, ip, sp, pc} │ │ │ │ svclt 0x00183800 │ │ │ │ ldrbmi r2, [r0, -r1]! │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fec76edc <__bss_end__@@Base+0xfe971728> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a3cc4 │ │ │ │ addvc pc, r6, #64, 12 @ 0x4000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ mvnsvc pc, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf6f54478 │ │ │ │ svclt 0x0000ec92 │ │ │ │ - muleq lr, ip, sp │ │ │ │ - andeq sl, fp, sl, lsr #18 │ │ │ │ - andeq sl, fp, r8, asr r8 │ │ │ │ + muleq lr, r8, sp │ │ │ │ + andeq sl, fp, r6, lsr #18 │ │ │ │ + andeq sl, fp, r4, asr r8 │ │ │ │ ldrbmi r6, [r0, -r0, lsl #16]! │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec76f14 <__bss_end__@@Base+0xfe971760> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ cmplt r0, #232, 30 @ 0x3a0 │ │ │ │ stmdavs r3, {r0, r2, r3, r4, r9, sl, lr} │ │ │ │ @ instruction: 0x46044616 │ │ │ │ @@ -271864,17 +271864,17 @@ │ │ │ │ blmi 2cf554 <__bss_start@@Base+0x544> │ │ │ │ addsvc pc, fp, #64, 12 @ 0x4000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ movwvc pc, #21763 @ 0x5503 @ │ │ │ │ @ instruction: 0xf6f54478 │ │ │ │ svclt 0x0000ec4a │ │ │ │ - andeq ip, lr, ip, lsl #26 │ │ │ │ - muleq fp, sl, r8 │ │ │ │ - andeq sl, fp, r8, asr #15 │ │ │ │ + andeq ip, lr, r8, lsl #26 │ │ │ │ + muleq fp, r6, r8 │ │ │ │ + andeq sl, fp, r4, asr #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec76fa0 <__bss_end__@@Base+0xfe9717ec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r2], {248} @ 0xf8 │ │ │ │ rorlt r4, ip, r4 │ │ │ │ stcvs 6, cr4, [r0, #12] │ │ │ │ blmi 54c294 <__bss_end__@@Base+0x246ae0> │ │ │ │ @@ -271891,17 +271891,17 @@ │ │ │ │ stmdami r8, {r0, r1, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ movwvc pc, #50435 @ 0xc503 @ │ │ │ │ @ instruction: 0xf6f54478 │ │ │ │ svclt 0x0000ec18 │ │ │ │ @ instruction: 0x0018a2f8 │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ - andeq ip, lr, r8, lsr #25 │ │ │ │ - andeq sl, fp, r6, lsr r8 │ │ │ │ - andeq sl, fp, ip, lsr r7 │ │ │ │ + andeq ip, lr, r4, lsr #25 │ │ │ │ + andeq sl, fp, r2, lsr r8 │ │ │ │ + andeq sl, fp, r8, lsr r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fec7700c <__bss_end__@@Base+0xfe971858> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strdlt r0, [r0, -r8]! │ │ │ │ ldmdblt r3!, {r0, r1, r7, r8, sl, fp, sp, lr}^ │ │ │ │ eorne lr, r4, #192, 18 @ 0x300000 │ │ │ │ blmi 50f240 <__bss_end__@@Base+0x209a8c> │ │ │ │ @@ -271916,22 +271916,22 @@ │ │ │ │ mcrr2 0, 9, pc, r0, cr12 @ │ │ │ │ stmdbmi fp, {r1, r3, r8, r9, fp, lr} │ │ │ │ sbcsvc pc, r2, #64, 12 @ 0x4000000 │ │ │ │ ldrbtmi r4, [fp], #-2058 @ 0xfffff7f6 │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-788 @ 0xfffffcec │ │ │ │ bl ff95da30 <__bss_end__@@Base+0xff65827c> │ │ │ │ - andeq ip, lr, r0, ror #24 │ │ │ │ - andeq sl, fp, lr, ror #15 │ │ │ │ - strdeq sl, [fp], -r4 │ │ │ │ + andeq ip, lr, ip, asr ip │ │ │ │ + andeq sl, fp, sl, ror #15 │ │ │ │ + strdeq sl, [fp], -r0 │ │ │ │ @ instruction: 0x0019e8f2 │ │ │ │ - andeq sl, fp, r4, asr #18 │ │ │ │ - andeq ip, lr, sl, lsr ip │ │ │ │ - andeq sl, fp, r8, asr #15 │ │ │ │ - andeq r5, fp, r6, ror sl │ │ │ │ + andeq sl, fp, r0, asr #18 │ │ │ │ + andeq ip, lr, r6, lsr ip │ │ │ │ + andeq sl, fp, r4, asr #15 │ │ │ │ + andeq r5, fp, r2, ror sl │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec77084 <__bss_end__@@Base+0xfe9718d0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 14a3dec <__bss_end__@@Base+0x119e638> │ │ │ │ blmi 14cc0a4 <__bss_end__@@Base+0x11c68f0> │ │ │ │ mcrmi 4, 2, r4, cr14, cr10, {3} │ │ │ │ ldmpl r3, {r1, r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @@ -272011,17 +272011,17 @@ │ │ │ │ @ instruction: 0xf6f54478 │ │ │ │ svclt 0x0000eb2e │ │ │ │ andseq sl, r8, r0, lsl r2 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq sl, r8, ip, lsl #4 │ │ │ │ @ instruction: 0x0018a1b8 │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ - ldrdeq ip, [lr], -r4 │ │ │ │ - andeq sl, fp, r2, ror #12 │ │ │ │ - andeq sl, fp, r8, ror #10 │ │ │ │ + ldrdeq ip, [lr], -r0 │ │ │ │ + andeq sl, fp, lr, asr r6 │ │ │ │ + andeq sl, fp, r4, ror #10 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ stmdbmi lr!, {r0, r2, r3, r9, sl, lr}^ │ │ │ │ addlt r4, r6, lr, ror #20 │ │ │ │ blmi 1cb11e4 <__bss_end__@@Base+0x19aba30> │ │ │ │ @@ -272136,23 +272136,23 @@ │ │ │ │ andseq sl, r8, r4, lsr #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq sl, r8, r0, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ andseq sl, r8, ip, lsr r0 │ │ │ │ andseq r9, r8, r6, asr #31 │ │ │ │ andseq r9, r8, r4, lsl #31 │ │ │ │ - andeq ip, lr, ip, asr #18 │ │ │ │ - andeq ip, lr, ip, lsr r9 │ │ │ │ - andeq ip, lr, r8, lsl r9 │ │ │ │ - strdeq ip, [lr], -lr │ │ │ │ - andeq sl, fp, ip, lsl #9 │ │ │ │ - andeq sl, fp, r2, lsr r6 │ │ │ │ - andeq ip, lr, r6, ror #17 │ │ │ │ - andeq sl, fp, r4, ror r4 │ │ │ │ - andeq sl, fp, r6, lsl #12 │ │ │ │ + andeq ip, lr, r8, asr #18 │ │ │ │ + andeq ip, lr, r8, lsr r9 │ │ │ │ + andeq ip, lr, r4, lsl r9 │ │ │ │ + strdeq ip, [lr], -sl │ │ │ │ + andeq sl, fp, r8, lsl #9 │ │ │ │ + andeq sl, fp, lr, lsr #12 │ │ │ │ + andeq ip, lr, r2, ror #17 │ │ │ │ + andeq sl, fp, r0, ror r4 │ │ │ │ + andeq sl, fp, r2, lsl #12 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ stc 12, cr5, [sp, #-512]! @ 0xfffffe00 │ │ │ │ bl fec82e04 <__bss_end__@@Base+0xfe97d650> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ vldr , [r0, #416] @ 0x1a0 │ │ │ │ vldr s14, [pc, #160] @ 1202a8 │ │ │ │ fldmdbxmi r2!, {d6-d29} @ Deprecated │ │ │ │ @@ -272275,20 +272275,20 @@ │ │ │ │ ldrbtmi r4, [fp], #-2059 @ 0xfffff7f5 │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-814 @ 0xfffffcd2 │ │ │ │ ldmdb r8, {r0, r2, r4, r5, r6, r7, r9, sl, ip, sp, lr, pc} │ │ │ │ andseq r9, r8, ip, lsr #27 │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ andeq r1, r0, r9, lsr #24 │ │ │ │ - andeq ip, lr, r2, asr #13 │ │ │ │ - andeq sl, fp, r0, asr r2 │ │ │ │ - andeq sl, fp, sl, asr r4 │ │ │ │ - andeq ip, lr, sl, lsr #13 │ │ │ │ - andeq sl, fp, r8, lsr r2 │ │ │ │ - andeq sl, fp, r2, lsl #8 │ │ │ │ + @ instruction: 0x000ec6be │ │ │ │ + andeq sl, fp, ip, asr #4 │ │ │ │ + andeq sl, fp, r6, asr r4 │ │ │ │ + andeq ip, lr, r6, lsr #13 │ │ │ │ + andeq sl, fp, r4, lsr r2 │ │ │ │ + strdeq sl, [fp], -lr │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e8f8cc │ │ │ │ strmi r4, [sp], -r1, lsr #30 │ │ │ │ @ instruction: 0x4604447f │ │ │ │ ldrdeq pc, [r4], #128 @ 0x80 @ │ │ │ │ @@ -272427,15 +272427,15 @@ │ │ │ │ ldrb r2, [lr, -r1, lsl #14] │ │ │ │ svc 0x00f8f6f4 │ │ │ │ @ instruction: 0xf81af7fe │ │ │ │ @ instruction: 0x00189bd8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r9, r8, sl, asr #23 │ │ │ │ andseq lr, r9, r2, asr #4 │ │ │ │ - andeq sl, fp, ip, asr #6 │ │ │ │ + andeq sl, fp, r8, asr #6 │ │ │ │ andeq pc, sl, ip, lsl r4 @ │ │ │ │ andeq r2, r0, r7, asr r0 │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ andseq r9, r8, r0, lsl #22 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec77874 <__bss_end__@@Base+0xfe9720c0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @@ -272497,20 +272497,20 @@ │ │ │ │ @ instruction: 0xf6f44478 │ │ │ │ svclt 0x0000ef62 │ │ │ │ andseq r9, r8, r0, lsr #20 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r9, r8, ip, lsl sl │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ andseq r9, r8, r8, lsr #19 │ │ │ │ - andeq ip, lr, r4, asr r3 │ │ │ │ - andeq r9, fp, r2, ror #29 │ │ │ │ - andeq sl, fp, r0, lsl r1 │ │ │ │ - andeq ip, lr, ip, lsr r3 │ │ │ │ - andeq r9, fp, sl, asr #29 │ │ │ │ - andeq fp, fp, r4, asr #19 │ │ │ │ + andeq ip, lr, r0, asr r3 │ │ │ │ + ldrdeq r9, [fp], -lr │ │ │ │ + andeq sl, fp, ip, lsl #2 │ │ │ │ + andeq ip, lr, r8, lsr r3 │ │ │ │ + andeq r9, fp, r6, asr #29 │ │ │ │ + andeq fp, fp, r0, asr #19 │ │ │ │ strmi r6, [r2], -r3, lsl #27 │ │ │ │ @ instruction: 0xc01cf8df │ │ │ │ strdlt r4, [fp, #-76] @ 0xffffffb4 │ │ │ │ andcs r4, r0, r6, lsl #22 │ │ │ │ ldrbtmi r4, [r9], #-2310 @ 0xfffff6fa │ │ │ │ andcc pc, r3, ip, asr r8 @ │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, fp, sp, lr} │ │ │ │ @@ -272906,16 +272906,16 @@ │ │ │ │ ldc 6, cr15, [r0], #-976 @ 0xfffffc30 │ │ │ │ @ instruction: 0x001896fa │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x001895d6 │ │ │ │ andseq r9, r8, r4, asr r4 │ │ │ │ andseq r9, r8, r4, lsr #8 │ │ │ │ andseq r9, r8, sl, lsr #6 │ │ │ │ - ldrdeq fp, [lr], -sl │ │ │ │ - andeq r9, fp, r8, ror #16 │ │ │ │ + ldrdeq fp, [lr], -r6 │ │ │ │ + andeq r9, fp, r4, ror #16 │ │ │ │ andeq lr, sl, r6, lsl #11 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e8f8cc │ │ │ │ ldrmi r4, [r5], -r2, lsr #30 │ │ │ │ strmi r4, [r4], -lr, lsl #12 │ │ │ │ @@ -272950,17 +272950,17 @@ │ │ │ │ stmdami r8, {r0, r1, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ movtvc pc, #13571 @ 0x3503 @ │ │ │ │ @ instruction: 0xf6f44478 │ │ │ │ svclt 0x0000ebd2 │ │ │ │ andseq r9, r8, r8, lsr #5 │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ - andeq fp, lr, ip, lsl ip │ │ │ │ - andeq r9, fp, sl, lsr #15 │ │ │ │ - ldrdeq r9, [fp], -r8 │ │ │ │ + andeq fp, lr, r8, lsl ip │ │ │ │ + andeq r9, fp, r6, lsr #15 │ │ │ │ + ldrdeq r9, [fp], -r4 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ bcs 55c6c0 <__bss_end__@@Base+0x256f0c> │ │ │ │ bvs b5c5e8 <__bss_end__@@Base+0x856e34> │ │ │ │ bcc fe55c6c8 <__bss_end__@@Base+0xfe256f14> │ │ │ │ @@ -273139,17 +273139,17 @@ │ │ │ │ blt 1d5ef6c <__bss_end__@@Base+0x1a597b8> │ │ │ │ vqdmulh.s d20, d1, d5 │ │ │ │ stmdbmi r5, {r1, r3, r4, r6, r7, r9, ip} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-843 @ 0xfffffcb5 │ │ │ │ b 15ded48 <__bss_end__@@Base+0x12d9594> │ │ │ │ - andeq fp, lr, lr, lsl r9 │ │ │ │ - andeq r9, fp, ip, lsr #9 │ │ │ │ - ldrdeq r9, [fp], -sl │ │ │ │ + andeq fp, lr, sl, lsl r9 │ │ │ │ + andeq r9, fp, r8, lsr #9 │ │ │ │ + ldrdeq r9, [fp], -r6 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d8f8cc │ │ │ │ @ instruction: 0xf8dfb083 │ │ │ │ ldrmi r8, [r9], r4, asr #1 │ │ │ │ ldrbtmi r4, [r8], #1550 @ 0x60e │ │ │ │ @@ -273198,25 +273198,25 @@ │ │ │ │ ldmdami r0, {r0, r1, r2, r3, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ cmppvc r0, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf6f44478 │ │ │ │ svclt 0x0000e9e2 │ │ │ │ andseq r8, r8, r2, lsl #30 │ │ │ │ andseq sp, r9, r8, asr r5 │ │ │ │ - andeq r8, fp, r2, lsl pc │ │ │ │ + andeq r8, fp, lr, lsl #30 │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ andseq sp, r9, r4, lsr #10 │ │ │ │ - ldrdeq r8, [fp], -lr │ │ │ │ + ldrdeq r8, [fp], -sl │ │ │ │ andseq sp, r9, lr, lsl #10 │ │ │ │ - andeq r8, fp, r8, asr #29 │ │ │ │ + andeq r8, fp, r4, asr #29 │ │ │ │ @ instruction: 0x0019d4f8 │ │ │ │ - @ instruction: 0x000b8eb2 │ │ │ │ - andeq fp, lr, ip, lsr r8 │ │ │ │ - andeq r9, fp, sl, asr #7 │ │ │ │ - andeq r9, fp, r8, lsl #12 │ │ │ │ + andeq r8, fp, lr, lsr #29 │ │ │ │ + andeq fp, lr, r8, lsr r8 │ │ │ │ + andeq r9, fp, r6, asr #7 │ │ │ │ + andeq r9, fp, r4, lsl #12 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec78498 <__bss_end__@@Base+0xfe972ce4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [r6, #-960]! @ 0xfffffc40 │ │ │ │ stmdacs r0, {r0, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0x4604d03b │ │ │ │ tstlt r8, r0, lsl #18 │ │ │ │ @@ -273253,17 +273253,17 @@ │ │ │ │ stmdami r8, {r0, r1, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ cmppvc r7, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf6f44478 │ │ │ │ svclt 0x0000e974 │ │ │ │ andseq r8, r8, r0, lsl #28 │ │ │ │ andeq r0, r0, r4, ror r7 │ │ │ │ - andeq fp, lr, r0, ror #14 │ │ │ │ - andeq r9, fp, lr, ror #5 │ │ │ │ - andeq r9, fp, ip, lsl r2 │ │ │ │ + andeq fp, lr, ip, asr r7 │ │ │ │ + andeq r9, fp, sl, ror #5 │ │ │ │ + andeq r9, fp, r8, lsl r2 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d8f8cc │ │ │ │ @ instruction: 0xf8df460c │ │ │ │ @ instruction: 0xf8df1584 │ │ │ │ addlt r2, r4, r4, lsl #11 │ │ │ │ @@ -273623,73 +273623,73 @@ │ │ │ │ andseq r8, r8, ip, lsr #26 │ │ │ │ andeq r0, r0, r0, lsl #22 │ │ │ │ @ instruction: 0x00188cf4 │ │ │ │ @ instruction: 0x00000ab4 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, ror ip │ │ │ │ andeq r0, r0, ip, lsr #25 │ │ │ │ - andeq r9, fp, r2, lsr r4 │ │ │ │ - muleq fp, ip, ip │ │ │ │ + andeq r9, fp, lr, lsr #8 │ │ │ │ + muleq fp, r8, ip │ │ │ │ andeq pc, sl, r2, ror #28 │ │ │ │ andseq sp, r9, ip, lsl #5 │ │ │ │ - strdeq r9, [fp], -r6 │ │ │ │ - andeq r9, fp, r6, lsr r3 │ │ │ │ + strdeq r9, [fp], -r2 │ │ │ │ + andeq r9, fp, r2, lsr r3 │ │ │ │ andeq sl, sl, lr, lsl #22 │ │ │ │ andeq r0, r0, r4, ror r7 │ │ │ │ andeq fp, sl, r0, lsr #23 │ │ │ │ andeq fp, sl, r0, lsr #23 │ │ │ │ andeq pc, sl, r8, lsr sp @ │ │ │ │ andeq pc, sl, r4, lsr #26 │ │ │ │ andseq r8, r8, r4, lsl #21 │ │ │ │ andseq r8, r8, ip, asr #20 │ │ │ │ andseq sp, r9, r6, lsr #1 │ │ │ │ - andeq r9, fp, r4, lsr r2 │ │ │ │ - andeq r9, fp, r4, lsr r2 │ │ │ │ - andeq r8, fp, r0, ror #20 │ │ │ │ + andeq r9, fp, r0, lsr r2 │ │ │ │ + andeq r9, fp, r0, lsr r2 │ │ │ │ + andeq r8, fp, ip, asr sl │ │ │ │ andseq r8, r8, r6, ror #19 │ │ │ │ andseq sp, r9, ip, lsr r0 │ │ │ │ - andeq r9, fp, sl, asr #3 │ │ │ │ - andeq r9, fp, sl, asr #3 │ │ │ │ - strdeq r8, [fp], -r6 │ │ │ │ + andeq r9, fp, r6, asr #3 │ │ │ │ + andeq r9, fp, r6, asr #3 │ │ │ │ + strdeq r8, [fp], -r2 │ │ │ │ andseq r8, r8, ip, ror r9 │ │ │ │ andseq r8, r8, r2, ror #18 │ │ │ │ andseq r8, r8, r2, lsr r9 │ │ │ │ andseq r8, r8, ip, lsl #18 │ │ │ │ @ instruction: 0x001888de │ │ │ │ andseq r8, r8, r8, asr #17 │ │ │ │ - andeq fp, lr, sl, lsl #5 │ │ │ │ - andeq r8, fp, r8, lsl lr │ │ │ │ + andeq fp, lr, r6, lsl #5 │ │ │ │ + andeq r8, fp, r4, lsl lr │ │ │ │ andeq lr, sl, r2, lsl r1 │ │ │ │ - andeq fp, lr, r2, ror r2 │ │ │ │ - andeq r8, fp, r0, lsl #28 │ │ │ │ + andeq fp, lr, lr, ror #4 │ │ │ │ + strdeq r8, [fp], -ip │ │ │ │ strdeq lr, [sl], -sl │ │ │ │ - andeq fp, lr, sl, asr r2 │ │ │ │ - andeq r8, fp, r8, ror #27 │ │ │ │ - andeq r9, fp, r2, lsr r0 │ │ │ │ - andeq fp, lr, r2, asr #4 │ │ │ │ - ldrdeq r8, [fp], -r0 │ │ │ │ + andeq fp, lr, r6, asr r2 │ │ │ │ + andeq r8, fp, r4, ror #27 │ │ │ │ + andeq r9, fp, lr, lsr #32 │ │ │ │ + andeq fp, lr, lr, lsr r2 │ │ │ │ + andeq r8, fp, ip, asr #27 │ │ │ │ andeq lr, sl, sl, asr #1 │ │ │ │ - andeq fp, lr, sl, lsr #4 │ │ │ │ - @ instruction: 0x000b8db8 │ │ │ │ - andeq r9, fp, r2 │ │ │ │ - andeq fp, lr, r2, lsl r2 │ │ │ │ - andeq r8, fp, r0, lsr #27 │ │ │ │ + andeq fp, lr, r6, lsr #4 │ │ │ │ + @ instruction: 0x000b8db4 │ │ │ │ + strdeq r8, [fp], -lr │ │ │ │ + andeq fp, lr, lr, lsl #4 │ │ │ │ + muleq fp, ip, sp │ │ │ │ muleq sl, sl, r0 │ │ │ │ - strdeq fp, [lr], -sl │ │ │ │ - andeq r8, fp, r8, lsl #27 │ │ │ │ - ldrdeq r8, [fp], -r2 │ │ │ │ - andeq fp, lr, r2, ror #3 │ │ │ │ - andeq r8, fp, r0, ror sp │ │ │ │ + strdeq fp, [lr], -r6 │ │ │ │ + andeq r8, fp, r4, lsl #27 │ │ │ │ + andeq r8, fp, lr, asr #31 │ │ │ │ + ldrdeq fp, [lr], -lr │ │ │ │ + andeq r8, fp, ip, ror #26 │ │ │ │ andeq lr, sl, sl, rrx │ │ │ │ - andeq fp, lr, sl, asr #3 │ │ │ │ - andeq r8, fp, r8, asr sp │ │ │ │ + andeq fp, lr, r6, asr #3 │ │ │ │ + andeq r8, fp, r4, asr sp │ │ │ │ andeq lr, sl, r2, asr r0 │ │ │ │ - @ instruction: 0x000eb1b2 │ │ │ │ - andeq r8, fp, r0, asr #26 │ │ │ │ - andeq r8, fp, sl, lsl #31 │ │ │ │ + andeq fp, lr, lr, lsr #3 │ │ │ │ + andeq r8, fp, ip, lsr sp │ │ │ │ + andeq r8, fp, r6, lsl #31 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0088f8cc │ │ │ │ @ instruction: 0x4616b095 │ │ │ │ ldrbcs pc, [ip], #2271 @ 0x8df @ │ │ │ │ @ instruction: 0xf8df461d │ │ │ │ @@ -274003,34 +274003,34 @@ │ │ │ │ @ instruction: 0xf6f34478 │ │ │ │ @ instruction: 0xf6f3eb9e │ │ │ │ svclt 0x0000eba8 │ │ │ │ andseq r8, r8, ip, lsl #13 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r8, r8, r4, ror r6 │ │ │ │ @ instruction: 0x0019ccd4 │ │ │ │ - andeq r8, fp, sl, ror lr │ │ │ │ + andeq r8, fp, r6, ror lr │ │ │ │ andeq r0, r0, r0, lsl #22 │ │ │ │ andseq r8, r8, r2, lsl #8 │ │ │ │ andseq ip, r9, lr, lsr #20 │ │ │ │ - strdeq r8, [fp], -ip │ │ │ │ + strdeq r8, [fp], -r8 @ │ │ │ │ andseq ip, r9, r2, lsr #19 │ │ │ │ - andeq r8, fp, ip, asr fp │ │ │ │ + andeq r8, fp, r8, asr fp │ │ │ │ @ instruction: 0x00000ab4 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, ror ip │ │ │ │ andeq r0, r0, ip, lsr #25 │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ andseq ip, r9, r8, ror #17 │ │ │ │ - ldrdeq r8, [fp], -sl │ │ │ │ - andeq sl, lr, ip, asr #23 │ │ │ │ - andeq r8, fp, sl, asr r7 │ │ │ │ - andeq r8, fp, r0, ror #12 │ │ │ │ - @ instruction: 0x000eabb4 │ │ │ │ - andeq r8, fp, r2, asr #14 │ │ │ │ - andeq r8, fp, r8, lsl #12 │ │ │ │ + ldrdeq r8, [fp], -r6 │ │ │ │ + andeq sl, lr, r8, asr #23 │ │ │ │ + andeq r8, fp, r6, asr r7 │ │ │ │ + andeq r8, fp, ip, asr r6 │ │ │ │ + @ instruction: 0x000eabb0 │ │ │ │ + andeq r8, fp, lr, lsr r7 │ │ │ │ + andeq r8, fp, r4, lsl #12 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec79150 <__bss_end__@@Base+0xfe97399c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040fd8 │ │ │ │ addlt r6, r5, r0, lsl #16 │ │ │ │ @ instruction: 0xf783b390 │ │ │ │ stmdacs r1, {r0, r2, r4, r6, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ @@ -274060,17 +274060,17 @@ │ │ │ │ strb r0, [sp, r4, lsl #6]! │ │ │ │ vqdmulh.s d20, d0, d5 │ │ │ │ stmdbmi r5, {r0, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ vqshl.s8 q2, , │ │ │ │ ldrbtmi r4, [r8], #-836 @ 0xfffffcbc │ │ │ │ bl 95fba8 <__bss_end__@@Base+0x65a3f4> │ │ │ │ - @ instruction: 0x000eaaba │ │ │ │ - andeq r8, fp, r8, asr #12 │ │ │ │ - andeq r8, fp, r2, ror r9 │ │ │ │ + @ instruction: 0x000eaab6 │ │ │ │ + andeq r8, fp, r4, asr #12 │ │ │ │ + andeq r8, fp, lr, ror #18 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c0f8cc │ │ │ │ @ instruction: 0xf8dfb087 │ │ │ │ strmi r9, [r5], -r0, asr #2 │ │ │ │ ldrbtmi r4, [r9], #1680 @ 0x690 │ │ │ │ @@ -274150,20 +274150,20 @@ │ │ │ │ ldrbtmi r4, [fp], #-2059 @ 0xfffff7f5 │ │ │ │ vqshl.s8 q2, , │ │ │ │ ldrbtmi r4, [r8], #-860 @ 0xfffffca4 │ │ │ │ b 1ddfd04 <__bss_end__@@Base+0x1ada550> │ │ │ │ blx 19e012e <__bss_end__@@Base+0x16da97a> │ │ │ │ mulseq r8, lr, r0 │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ - andeq sl, lr, sl, lsr #19 │ │ │ │ - andeq r8, fp, r8, lsr r5 │ │ │ │ - andeq r8, fp, r2, lsr r9 │ │ │ │ - andeq sl, lr, lr, asr r9 │ │ │ │ - andeq r8, fp, ip, ror #9 │ │ │ │ - @ instruction: 0x000b88ba │ │ │ │ + andeq sl, lr, r6, lsr #19 │ │ │ │ + andeq r8, fp, r4, lsr r5 │ │ │ │ + andeq r8, fp, lr, lsr #18 │ │ │ │ + andeq sl, lr, sl, asr r9 │ │ │ │ + andeq r8, fp, r8, ror #9 │ │ │ │ + @ instruction: 0x000b88b6 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ bmi 1cb39c8 <__bss_end__@@Base+0x19ae214> │ │ │ │ addlt r4, r6, lr, ror #22 │ │ │ │ @ instruction: 0xf8d0447a │ │ │ │ @@ -274277,20 +274277,20 @@ │ │ │ │ stmib r6, {r0, r1, r4, r5, r6, r7, r9, sl, ip, sp, lr, pc} │ │ │ │ andseq r7, r8, ip, lsr #30 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r7, r8, sl, lsl pc │ │ │ │ andeq r0, r0, r8, ror #12 │ │ │ │ andeq sp, sl, r0, lsl #5 │ │ │ │ @ instruction: 0x00187eb2 │ │ │ │ - andeq r3, fp, r6, asr #14 │ │ │ │ + andeq r3, fp, r2, asr #14 │ │ │ │ strdeq sp, [sl], -r4 │ │ │ │ - andeq r3, fp, r2, lsr #14 │ │ │ │ - andeq r3, fp, ip, lsl #14 │ │ │ │ + andeq r3, fp, lr, lsl r7 │ │ │ │ + andeq r3, fp, r8, lsl #14 │ │ │ │ andeq sp, sl, lr, lsr #3 │ │ │ │ - andeq r3, fp, r8, asr #13 │ │ │ │ + andeq r3, fp, r4, asr #13 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec79560 <__bss_end__@@Base+0xfe973dac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 9a62a8 <__bss_end__@@Base+0x6a0af4> │ │ │ │ blmi 9ce588 <__bss_end__@@Base+0x6c8dd4> │ │ │ │ ldrbtmi r2, [sl], #-1042 @ 0xfffffbee │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @@ -275188,45 +275188,45 @@ │ │ │ │ andeq sl, sl, r2, asr r8 │ │ │ │ andeq sl, sl, ip, asr #16 │ │ │ │ @ instruction: 0xfffffba5 │ │ │ │ @ instruction: 0xfffff58d │ │ │ │ andeq r0, r0, r8, lsl #20 │ │ │ │ andeq r0, r0, r8, lsr #14 │ │ │ │ andseq fp, r9, r2, lsl #19 │ │ │ │ - ldrdeq r7, [fp], -r0 │ │ │ │ + andeq r7, fp, ip, asr #25 │ │ │ │ andeq r0, r0, r4, lsl ip │ │ │ │ muleq sl, r6, r4 │ │ │ │ @ instruction: 0x000a54be │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq lr, sl, sl, lsr #8 │ │ │ │ @ instruction: 0x000009b8 │ │ │ │ ldrdeq lr, [sl], -r6 │ │ │ │ andeq lr, sl, r4, lsr r9 │ │ │ │ @ instruction: 0x000a53b8 │ │ │ │ - andeq r9, lr, ip, ror #19 │ │ │ │ - andeq r7, fp, sl, ror r5 │ │ │ │ + andeq r9, lr, r8, ror #19 │ │ │ │ + andeq r7, fp, r6, ror r5 │ │ │ │ + andeq r7, fp, r0, lsr #19 │ │ │ │ + ldrdeq r9, [lr], -r0 │ │ │ │ + andeq r7, fp, lr, asr r5 │ │ │ │ andeq r7, fp, r4, lsr #19 │ │ │ │ - ldrdeq r9, [lr], -r4 │ │ │ │ - andeq r7, fp, r2, ror #10 │ │ │ │ - andeq r7, fp, r8, lsr #19 │ │ │ │ - @ instruction: 0x000e99bc │ │ │ │ - andeq r7, fp, sl, asr #10 │ │ │ │ - andeq r7, fp, r4, ror r9 │ │ │ │ - andeq r9, lr, r0, lsr #19 │ │ │ │ - andeq r7, fp, lr, lsr #10 │ │ │ │ - andeq r7, fp, r8, lsr r4 │ │ │ │ - andeq r9, lr, ip, lsl #19 │ │ │ │ - andeq r7, fp, sl, lsl r5 │ │ │ │ - @ instruction: 0x000b79b0 │ │ │ │ - andeq r9, lr, r4, ror r9 │ │ │ │ - andeq r7, fp, r2, lsl #10 │ │ │ │ - andeq r7, fp, ip, lsr #18 │ │ │ │ - andeq r9, lr, ip, asr r9 │ │ │ │ - andeq r7, fp, sl, ror #9 │ │ │ │ - andeq r7, fp, r4, lsl r9 │ │ │ │ + @ instruction: 0x000e99b8 │ │ │ │ + andeq r7, fp, r6, asr #10 │ │ │ │ + andeq r7, fp, r0, ror r9 │ │ │ │ + muleq lr, ip, r9 │ │ │ │ + andeq r7, fp, sl, lsr #10 │ │ │ │ + andeq r7, fp, r4, lsr r4 │ │ │ │ + andeq r9, lr, r8, lsl #19 │ │ │ │ + andeq r7, fp, r6, lsl r5 │ │ │ │ + andeq r7, fp, ip, lsr #19 │ │ │ │ + andeq r9, lr, r0, ror r9 │ │ │ │ + strdeq r7, [fp], -lr │ │ │ │ + andeq r7, fp, r8, lsr #18 │ │ │ │ + andeq r9, lr, r8, asr r9 │ │ │ │ + andeq r7, fp, r6, ror #9 │ │ │ │ + andeq r7, fp, r0, lsl r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec7a400 <__bss_end__@@Base+0xfe974c4c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldclmi 15, cr0, [r7, #-960] @ 0xfffffc40 │ │ │ │ stmdacs r0, {r0, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ strmi sp, [r4], -sp, rrx │ │ │ │ teqlt r8, #0, 16 │ │ │ │ @@ -275316,28 +275316,28 @@ │ │ │ │ svclt 0x0000e95e │ │ │ │ mulseq r8, r8, lr │ │ │ │ andeq r0, r0, r0, lsl #22 │ │ │ │ andeq r0, r0, r0, ror #19 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, lsl #23 │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ - muleq lr, r4, r7 │ │ │ │ - andeq r7, fp, r2, lsr #6 │ │ │ │ - andeq r7, fp, r0, asr r2 │ │ │ │ - andeq r9, lr, ip, ror r7 │ │ │ │ - andeq r7, fp, sl, lsl #6 │ │ │ │ + muleq lr, r0, r7 │ │ │ │ + andeq r7, fp, lr, lsl r3 │ │ │ │ + andeq r7, fp, ip, asr #4 │ │ │ │ + andeq r9, lr, r8, ror r7 │ │ │ │ + andeq r7, fp, r6, lsl #6 │ │ │ │ andeq ip, sl, r4, lsl #12 │ │ │ │ - andeq r9, lr, r4, ror #14 │ │ │ │ - strdeq r7, [fp], -r2 │ │ │ │ + andeq r9, lr, r0, ror #14 │ │ │ │ + andeq r7, fp, lr, ror #5 │ │ │ │ andeq ip, sl, ip, ror #11 │ │ │ │ - andeq r9, lr, ip, asr #14 │ │ │ │ - ldrdeq r7, [fp], -sl │ │ │ │ + andeq r9, lr, r8, asr #14 │ │ │ │ + ldrdeq r7, [fp], -r6 │ │ │ │ ldrdeq ip, [sl], -r4 │ │ │ │ - andeq r9, lr, r4, lsr r7 │ │ │ │ - andeq r7, fp, r2, asr #5 │ │ │ │ + andeq r9, lr, r0, lsr r7 │ │ │ │ + @ instruction: 0x000b72be │ │ │ │ @ instruction: 0x000ac5bc │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fec7a5c0 <__bss_end__@@Base+0xfe974e0c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ teqlt r0, r8 @ │ │ │ │ tstlt r3, r3, lsl #20 │ │ │ │ andvs r2, fp, r0 │ │ │ │ @@ -275345,17 +275345,17 @@ │ │ │ │ blmi 2d27f8 <__bss_start@@Base+0x37e8> │ │ │ │ addcs pc, r5, #268435460 @ 0x10000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrsvs pc, sl, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf6f24478 │ │ │ │ svclt 0x0000e918 │ │ │ │ - andeq r9, lr, r8, lsr #13 │ │ │ │ - andeq r7, fp, r6, lsr r2 │ │ │ │ - andeq r7, fp, r4, ror #2 │ │ │ │ + andeq r9, lr, r4, lsr #13 │ │ │ │ + andeq r7, fp, r2, lsr r2 │ │ │ │ + andeq r7, fp, r0, ror #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec7a604 <__bss_end__@@Base+0xfe974e50> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7fc0ff8 │ │ │ │ @ instruction: 0x2101fb95 │ │ │ │ mcr2 7, 5, pc, cr12, cr7, {7} @ │ │ │ │ cmnlt r0, r4, lsl #12 │ │ │ │ @@ -275462,17 +275462,17 @@ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 267590 │ │ │ │ addvc pc, r2, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf6f24478 │ │ │ │ svclt 0x0000e82e │ │ │ │ - andeq r9, lr, r0, ror #20 │ │ │ │ - andeq r7, fp, lr, lsl #10 │ │ │ │ - andeq r7, fp, r8, lsr #10 │ │ │ │ + andeq r9, lr, ip, asr sl │ │ │ │ + andeq r7, fp, sl, lsl #10 │ │ │ │ + andeq r7, fp, r4, lsr #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec7a7d8 <__bss_end__@@Base+0xfe975024> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdacs r0, {r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ sbcshi pc, r6, r0 │ │ │ │ stmdbcs r0, {r0, r2, r3, r9, sl, lr} │ │ │ │ sbcshi pc, pc, r0 │ │ │ │ @@ -275602,24 +275602,24 @@ │ │ │ │ @ instruction: 0x001ac2b8 │ │ │ │ andseq ip, sl, r8, lsl #5 │ │ │ │ andseq ip, sl, r2, asr r2 │ │ │ │ andseq ip, sl, r6, lsr r2 │ │ │ │ andseq ip, sl, ip, lsl r2 │ │ │ │ andseq ip, sl, r6, lsl #4 │ │ │ │ @ instruction: 0x001ac1f0 │ │ │ │ - andeq r7, fp, r0, asr #7 │ │ │ │ + @ instruction: 0x000b73bc │ │ │ │ @ instruction: 0x001ac1d0 │ │ │ │ andseq ip, sl, r0, asr #3 │ │ │ │ andseq ip, sl, sl, lsr #3 │ │ │ │ - andeq r9, lr, lr, ror r8 │ │ │ │ - andeq r7, fp, ip, lsr #6 │ │ │ │ - andeq r3, fp, r4, asr #7 │ │ │ │ - andeq r9, lr, r4, ror #16 │ │ │ │ - andeq r7, fp, r2, lsl r3 │ │ │ │ - andeq r7, fp, lr, lsr r3 │ │ │ │ + andeq r9, lr, sl, ror r8 │ │ │ │ + andeq r7, fp, r8, lsr #6 │ │ │ │ + andeq r3, fp, r0, asr #7 │ │ │ │ + andeq r9, lr, r0, ror #16 │ │ │ │ + andeq r7, fp, lr, lsl #6 │ │ │ │ + andeq r7, fp, sl, lsr r3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec7aa24 <__bss_end__@@Base+0xfe975270> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ addlt r0, r4, r8, ror #31 │ │ │ │ stmdb r4, {r2, sl, fp, sp, pc} │ │ │ │ tstlt r0, r7 │ │ │ │ andlt r2, r4, r0 │ │ │ │ @@ -275647,15 +275647,15 @@ │ │ │ │ stm r8, {r1, r4, r5, r6, r7, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf6f26ca0 │ │ │ │ strtmi lr, [r0], -r6, lsl #17 │ │ │ │ stm r2, {r1, r4, r5, r6, r7, r9, sl, ip, sp, lr, pc} │ │ │ │ andlt r2, r4, r0 │ │ │ │ @ instruction: 0xf7f7bd10 │ │ │ │ strb pc, [r4, r5, ror #31]! @ │ │ │ │ - @ instruction: 0x000b72b6 │ │ │ │ + @ instruction: 0x000b72b2 │ │ │ │ andseq fp, r9, r4, asr #2 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c0f8cc │ │ │ │ addlt r4, sl, ip, ror sl │ │ │ │ ldrbtmi r4, [sl], #-2940 @ 0xfffff484 │ │ │ │ @@ -275786,17 +275786,17 @@ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq ip, sl, lr, asr #32 │ │ │ │ @ instruction: 0xfffffc3b │ │ │ │ @ instruction: 0x001abff2 │ │ │ │ @ instruction: 0xfffffc03 │ │ │ │ andseq r6, r8, sl, asr #13 │ │ │ │ @ instruction: 0x001abef8 │ │ │ │ - andeq r9, lr, r6, ror r5 │ │ │ │ - andeq r7, fp, r4, lsr #32 │ │ │ │ - andeq r7, fp, r0, asr r0 │ │ │ │ + andeq r9, lr, r2, ror r5 │ │ │ │ + andeq r7, fp, r0, lsr #32 │ │ │ │ + andeq r7, fp, ip, asr #32 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b8f8cc │ │ │ │ addlt r4, r9, r9, lsr sl │ │ │ │ ldrbtmi r4, [sl], #-2873 @ 0xfffff4c7 │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @@ -275857,17 +275857,17 @@ │ │ │ │ svclt 0x0000ed24 │ │ │ │ andseq r6, r8, sl, lsr #11 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq fp, sl, r0, lsr #28 │ │ │ │ @ instruction: 0xfffffa0f │ │ │ │ andseq r6, r8, ip, lsl r5 │ │ │ │ @ instruction: 0x001864fa │ │ │ │ - andeq r9, lr, lr, asr #8 │ │ │ │ - strdeq r6, [fp], -ip │ │ │ │ - andeq r6, fp, r8, lsr #30 │ │ │ │ + andeq r9, lr, sl, asr #8 │ │ │ │ + strdeq r6, [fp], -r8 │ │ │ │ + andeq r6, fp, r4, lsr #30 │ │ │ │ strmi r4, [r1], -r4, lsl #22 │ │ │ │ ldmdavs r8, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf014b108 │ │ │ │ andcs fp, r4, pc, ror #24 │ │ │ │ svclt 0x00004770 │ │ │ │ andseq fp, sl, r8, lsr #26 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ @@ -276061,45 +276061,45 @@ │ │ │ │ adcscc pc, r8, r4, lsl #17 │ │ │ │ blx fee5ff5c <__bss_end__@@Base+0xfeb5a7a8> │ │ │ │ stmdbmi r2!, {r0, r5, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1144 @ 0xfffffb88 │ │ │ │ @ instruction: 0xf0983038 │ │ │ │ pkhtb pc, sl, r5, asr #23 @ │ │ │ │ andseq sl, r9, r0, ror sp │ │ │ │ - andeq r6, fp, r2, lsl pc │ │ │ │ + andeq r6, fp, lr, lsl #30 │ │ │ │ andseq fp, sl, r2, ror #25 │ │ │ │ andseq fp, sl, r2, asr #25 │ │ │ │ - andeq r6, fp, ip, lsl #30 │ │ │ │ - strdeq r6, [fp], -r4 │ │ │ │ - andeq r6, fp, r6, ror #29 │ │ │ │ - ldrdeq r6, [fp], -r6 @ │ │ │ │ - andeq r6, fp, r6, asr #29 │ │ │ │ - @ instruction: 0x000b6eba │ │ │ │ - andeq r6, fp, lr, lsr #29 │ │ │ │ - andeq r6, fp, r6, lsr #29 │ │ │ │ - muleq fp, r8, lr │ │ │ │ - muleq fp, sl, lr │ │ │ │ + andeq r6, fp, r8, lsl #30 │ │ │ │ + strdeq r6, [fp], -r0 │ │ │ │ + andeq r6, fp, r2, ror #29 │ │ │ │ + ldrdeq r6, [fp], -r2 │ │ │ │ + andeq r6, fp, r2, asr #29 │ │ │ │ + @ instruction: 0x000b6eb6 │ │ │ │ + andeq r6, fp, sl, lsr #29 │ │ │ │ + andeq r6, fp, r2, lsr #29 │ │ │ │ + muleq fp, r4, lr │ │ │ │ + muleq fp, r6, lr │ │ │ │ andseq fp, sl, ip, asr fp │ │ │ │ - andeq r6, fp, sl, lsl #29 │ │ │ │ + andeq r6, fp, r6, lsl #29 │ │ │ │ andseq fp, sl, lr, lsr fp │ │ │ │ - andeq r6, fp, r0, lsl #29 │ │ │ │ + andeq r6, fp, ip, ror lr │ │ │ │ andseq fp, sl, r0, lsr #22 │ │ │ │ - andeq r6, fp, r6, ror lr │ │ │ │ + andeq r6, fp, r2, ror lr │ │ │ │ andseq fp, sl, r2, lsl #22 │ │ │ │ - andeq r6, fp, r0, ror #28 │ │ │ │ + andeq r6, fp, ip, asr lr │ │ │ │ andseq fp, sl, r2, ror #21 │ │ │ │ - andeq r6, fp, lr, asr #28 │ │ │ │ + andeq r6, fp, sl, asr #28 │ │ │ │ @ instruction: 0x001ababe │ │ │ │ - andeq r6, fp, sl, lsr lr │ │ │ │ + andeq r6, fp, r6, lsr lr │ │ │ │ mulseq sl, r2, sl │ │ │ │ mulseq r9, ip, fp │ │ │ │ andseq fp, sl, r6, asr #20 │ │ │ │ @ instruction: 0xfffff9b3 │ │ │ │ andseq sl, r9, r0, lsr #21 │ │ │ │ - andeq r6, fp, sl, lsr #27 │ │ │ │ + andeq r6, fp, r6, lsr #27 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e8f8cc │ │ │ │ @ instruction: 0xf04f4e22 │ │ │ │ stmdami r2!, {fp} │ │ │ │ stmdbmi r2!, {r1, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ @@ -276133,17 +276133,17 @@ │ │ │ │ pop {r5, r9, sl, lr} │ │ │ │ stmdbvs r3, {r4, r5, r6, r7, r8, pc}^ │ │ │ │ @ instruction: 0xd1d64298 │ │ │ │ blx feae01da <__bss_end__@@Base+0xfe7daa26> │ │ │ │ svclt 0x0000e7e0 │ │ │ │ andseq fp, sl, r4, ror r9 │ │ │ │ @ instruction: 0x0019a9f8 │ │ │ │ - andeq r6, fp, r0, lsr #26 │ │ │ │ + andeq r6, fp, ip, lsl sp │ │ │ │ mulseq r9, r6, r9 │ │ │ │ - ldrdeq r6, [fp], -ip │ │ │ │ + ldrdeq r6, [fp], -r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec7b254 <__bss_end__@@Base+0xfe975aa0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0ff0 │ │ │ │ addlt ip, r2, r0, lsr #32 │ │ │ │ @ instruction: 0x461c4696 │ │ │ │ @ instruction: 0x460a44fc │ │ │ │ @@ -276241,29 +276241,29 @@ │ │ │ │ ldmdbmi r3, {r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2067 @ 0xfffff7ed │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b 861da8 <__bss_end__@@Base+0x55c5f4> │ │ │ │ @ instruction: 0x00185fb2 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r5, r8, lr, lsr #30 │ │ │ │ - andeq r8, lr, r6, asr #30 │ │ │ │ - andeq r6, fp, r4, lsl #23 │ │ │ │ - muleq fp, r6, fp │ │ │ │ - andeq r8, lr, r0, lsr pc │ │ │ │ - andeq r6, fp, lr, ror #22 │ │ │ │ - ldrdeq r6, [fp], -r8 │ │ │ │ - andeq r8, lr, lr, lsl pc │ │ │ │ - andeq r6, fp, ip, asr fp │ │ │ │ - andeq r6, fp, sl, lsr #23 │ │ │ │ - andeq r8, lr, ip, lsl #30 │ │ │ │ - andeq r6, fp, sl, asr #22 │ │ │ │ - andeq r6, fp, ip, ror fp │ │ │ │ - strdeq r8, [lr], -sl │ │ │ │ - andeq r6, fp, r8, lsr fp │ │ │ │ - andeq r6, fp, sl, asr fp │ │ │ │ + andeq r8, lr, r2, asr #30 │ │ │ │ + andeq r6, fp, r0, lsl #23 │ │ │ │ + muleq fp, r2, fp │ │ │ │ + andeq r8, lr, ip, lsr #30 │ │ │ │ + andeq r6, fp, sl, ror #22 │ │ │ │ + ldrdeq r6, [fp], -r4 │ │ │ │ + andeq r8, lr, sl, lsl pc │ │ │ │ + andeq r6, fp, r8, asr fp │ │ │ │ + andeq r6, fp, r6, lsr #23 │ │ │ │ + andeq r8, lr, r8, lsl #30 │ │ │ │ + andeq r6, fp, r6, asr #22 │ │ │ │ + andeq r6, fp, r8, ror fp │ │ │ │ + strdeq r8, [lr], -r6 │ │ │ │ + andeq r6, fp, r4, lsr fp │ │ │ │ + andeq r6, fp, r6, asr fp │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ addlt r4, r4, r4, ror sl │ │ │ │ @ instruction: 0x46044b74 │ │ │ │ ldmdbmi r4!, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @@ -276382,33 +276382,33 @@ │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmdb r6, {r0, r4, r5, r6, r7, r9, sl, ip, sp, lr, pc} │ │ │ │ andseq r5, r8, ip, asr lr │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq fp, sl, r0, lsr #17 │ │ │ │ andseq r5, r8, r0, asr lr │ │ │ │ andseq r5, r8, lr, lsr #28 │ │ │ │ - andeq r6, fp, lr, lsl #22 │ │ │ │ - andeq r6, fp, r6, lsl #22 │ │ │ │ + andeq r6, fp, sl, lsl #22 │ │ │ │ + andeq r6, fp, r2, lsl #22 │ │ │ │ andeq r0, r0, r0, asr r7 │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ - muleq lr, r4, sp │ │ │ │ - andeq r6, fp, sl, ror #20 │ │ │ │ + muleq lr, r0, sp │ │ │ │ + andeq r6, fp, r6, ror #20 │ │ │ │ @ instruction: 0x000ab5b8 │ │ │ │ - andeq sp, sl, ip, lsr #25 │ │ │ │ - andeq r8, lr, r0, lsr #26 │ │ │ │ - strdeq r6, [fp], -r6 @ │ │ │ │ + andeq sp, sl, r8, lsr #25 │ │ │ │ + andeq r8, lr, ip, lsl sp │ │ │ │ + strdeq r6, [fp], -r2 │ │ │ │ andeq fp, sl, r4, asr #10 │ │ │ │ - andeq r8, lr, lr, lsl #26 │ │ │ │ - andeq r6, fp, r4, ror #19 │ │ │ │ - strdeq r6, [fp], -r6 @ │ │ │ │ - strdeq r8, [lr], -ip │ │ │ │ - ldrdeq r6, [fp], -r2 │ │ │ │ + andeq r8, lr, sl, lsl #26 │ │ │ │ + andeq r6, fp, r0, ror #19 │ │ │ │ + strdeq r6, [fp], -r2 │ │ │ │ + strdeq r8, [lr], -r8 @ │ │ │ │ + andeq r6, fp, lr, asr #19 │ │ │ │ andeq fp, sl, r0, lsr #10 │ │ │ │ - andeq r8, lr, sl, ror #25 │ │ │ │ - andeq r6, fp, r0, asr #19 │ │ │ │ + andeq r8, lr, r6, ror #25 │ │ │ │ + @ instruction: 0x000b69bc │ │ │ │ andeq fp, sl, lr, lsl #10 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec7b67c <__bss_end__@@Base+0xfe975ec8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ strmi r2, [lr], -r0, lsr #32 │ │ │ │ bl ff3e2050 <__bss_end__@@Base+0xff0dc89c> │ │ │ │ @@ -276503,17 +276503,17 @@ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2685d8 │ │ │ │ eorne pc, fp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ stmda r8, {r0, r4, r5, r6, r7, r9, sl, ip, sp, lr, pc} │ │ │ │ - strdeq r8, [lr], -r0 │ │ │ │ - andeq r6, fp, r6, asr #15 │ │ │ │ - andeq r6, fp, lr, ror #15 │ │ │ │ + andeq r8, lr, ip, ror #21 │ │ │ │ + andeq r6, fp, r2, asr #15 │ │ │ │ + andeq r6, fp, sl, ror #15 │ │ │ │ ldrdeq lr, [r4, -r0] │ │ │ │ svclt 0x00004770 │ │ │ │ ldrbmi r6, [r0, -r0, lsl #19]! │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec7b82c <__bss_end__@@Base+0xfe976078> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 1028594 <__bss_end__@@Base+0xd22de0> │ │ │ │ @@ -276738,20 +276738,20 @@ │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf6f04478 │ │ │ │ svclt 0x0000ee3c │ │ │ │ andhi pc, r0, pc, lsr #7 │ │ │ │ bl 835664 <__bss_end__@@Base+0x52feb0> │ │ │ │ svccc 0x001a36e2 │ │ │ │ sbcmi r0, r8, #0 │ │ │ │ - andeq r8, lr, ip, lsr #15 │ │ │ │ - andeq r6, fp, r2, lsl #9 │ │ │ │ - muleq fp, r4, r4 │ │ │ │ - muleq lr, r8, r7 │ │ │ │ - andeq r6, fp, lr, ror #8 │ │ │ │ - muleq fp, r4, r4 │ │ │ │ + andeq r8, lr, r8, lsr #15 │ │ │ │ + andeq r6, fp, lr, ror r4 │ │ │ │ + muleq fp, r0, r4 │ │ │ │ + muleq lr, r4, r7 │ │ │ │ + andeq r6, fp, sl, ror #8 │ │ │ │ + muleq fp, r0, r4 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b8f8cc │ │ │ │ @ instruction: 0xf8d04615 │ │ │ │ addlt r2, r9, r8, lsl #1 │ │ │ │ mcrrle 2, 10, r4, r4, cr10 │ │ │ │ @@ -276979,20 +276979,20 @@ │ │ │ │ stmdbmi sl, {r0, r1, r3, r5, r7, r9, ip, sp} │ │ │ │ ldrbtmi r4, [fp], #-2058 @ 0xfffff7f6 │ │ │ │ @ instruction: 0x33284479 │ │ │ │ @ instruction: 0xf6f04478 │ │ │ │ @ instruction: 0x4643ec56 │ │ │ │ @ instruction: 0xf8cd2205 │ │ │ │ strbt r8, [r7], ip │ │ │ │ - strdeq r8, [lr], -r8 @ │ │ │ │ - andeq r6, fp, lr, asr #3 │ │ │ │ - andeq r6, fp, r2, lsl r2 │ │ │ │ - andeq r8, lr, lr, asr #7 │ │ │ │ - andeq r6, fp, r4, lsr #1 │ │ │ │ - andeq r0, fp, r0, ror #22 │ │ │ │ + strdeq r8, [lr], -r4 │ │ │ │ + andeq r6, fp, sl, asr #3 │ │ │ │ + andeq r6, fp, lr, lsl #4 │ │ │ │ + andeq r8, lr, sl, asr #7 │ │ │ │ + andeq r6, fp, r0, lsr #1 │ │ │ │ + andeq r0, fp, ip, asr fp │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ addlt r6, r5, r3, lsl #27 │ │ │ │ blcs 13edc0 │ │ │ │ sbchi pc, sl, r0, asr #32 │ │ │ │ @@ -277101,17 +277101,17 @@ │ │ │ │ stmdami r8, {r0, r1, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-840 @ 0xfffffcb8 │ │ │ │ bl 19e2b18 <__bss_end__@@Base+0x16dd364> │ │ │ │ @ instruction: 0xfffff753 │ │ │ │ @ instruction: 0xfffff715 │ │ │ │ @ instruction: 0xfffff6ed │ │ │ │ - andeq r8, lr, r8, ror #3 │ │ │ │ - @ instruction: 0x000b5ebe │ │ │ │ - andeq r5, fp, lr, lsl pc │ │ │ │ + andeq r8, lr, r4, ror #3 │ │ │ │ + @ instruction: 0x000b5eba │ │ │ │ + andeq r5, fp, sl, lsl pc │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ blhi 260430 │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0088f8cc │ │ │ │ @ instruction: 0xb0914ad6 │ │ │ │ ldmib r0, {r1, r2, r4, r6, r7, r8, r9, fp, lr}^ │ │ │ │ @@ -277519,20 +277519,20 @@ │ │ │ │ ldmdbvs sl!, {r0, r3, r5, r8, r9, sl, fp, sp, pc} │ │ │ │ ldrb r0, [sl, #2194]! @ 0x892 │ │ │ │ strbtmi r3, [sl], #-2564 @ 0xfffff5fc │ │ │ │ ldr r6, [r8, #-16] │ │ │ │ stmda r8!, {r4, r5, r6, r7, r9, sl, ip, sp, lr, pc} │ │ │ │ andseq r4, r8, r8, ror ip │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andeq r7, lr, ip, lsl #23 │ │ │ │ - andeq r5, fp, r2, ror #16 │ │ │ │ - andeq r5, fp, lr, asr #17 │ │ │ │ - andeq r7, lr, r6, ror fp │ │ │ │ - andeq r5, fp, ip, asr #16 │ │ │ │ - andeq r5, fp, ip, asr r9 │ │ │ │ + andeq r7, lr, r8, lsl #23 │ │ │ │ + andeq r5, fp, lr, asr r8 │ │ │ │ + andeq r5, fp, sl, asr #17 │ │ │ │ + andeq r7, lr, r2, ror fp │ │ │ │ + andeq r5, fp, r8, asr #16 │ │ │ │ + andeq r5, fp, r8, asr r9 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c0f8cc │ │ │ │ stmdbcs r0, {r0, r1, r2, r7, ip, sp, pc} │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ mrshi pc, (UNDEF: 71) @ │ │ │ │ @@ -277701,27 +277701,27 @@ │ │ │ │ @ instruction: 0xf6ef4478 │ │ │ │ blmi 521390 <__bss_end__@@Base+0x21bbdc> │ │ │ │ andsvc pc, r1, #1325400064 @ 0x4f000000 │ │ │ │ stmdami pc, {r1, r2, r3, r8, fp, lr} @ │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-924 @ 0xfffffc64 │ │ │ │ cdp 6, 10, cr15, cr12, cr15, {7} │ │ │ │ - @ instruction: 0x000b59b2 │ │ │ │ + andeq r5, fp, lr, lsr #19 │ │ │ │ @ instruction: 0x001993dc │ │ │ │ @ instruction: 0x001993da │ │ │ │ - andeq r5, fp, r4, ror #17 │ │ │ │ - andeq r7, lr, r8, lsr #17 │ │ │ │ - andeq r5, fp, lr, ror r5 │ │ │ │ - andeq r5, fp, lr, asr r7 │ │ │ │ - muleq lr, r2, r8 │ │ │ │ - andeq r5, fp, r8, ror #10 │ │ │ │ - andeq r5, fp, r0, lsr r7 │ │ │ │ - andeq r7, lr, ip, ror r8 │ │ │ │ - andeq r5, fp, r2, asr r5 │ │ │ │ - andeq r5, fp, sl, lsl #14 │ │ │ │ + andeq r5, fp, r0, ror #17 │ │ │ │ + andeq r7, lr, r4, lsr #17 │ │ │ │ + andeq r5, fp, sl, ror r5 │ │ │ │ + andeq r5, fp, sl, asr r7 │ │ │ │ + andeq r7, lr, lr, lsl #17 │ │ │ │ + andeq r5, fp, r4, ror #10 │ │ │ │ + andeq r5, fp, ip, lsr #14 │ │ │ │ + andeq r7, lr, r8, ror r8 │ │ │ │ + andeq r5, fp, lr, asr #10 │ │ │ │ + andeq r5, fp, r6, lsl #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fec7cb00 <__bss_end__@@Base+0xfe97734c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8d00ff8 │ │ │ │ @ instruction: 0xf8d030e4 │ │ │ │ ldmdavs r8, {r2, r3, r4, r6, r7, ip} │ │ │ │ ldc2 7, cr15, [r2], {157} @ 0x9d │ │ │ │ @@ -277979,20 +277979,20 @@ │ │ │ │ @ instruction: 0xf6ef4478 │ │ │ │ blmi 360f38 <__bss_end__@@Base+0x5b784> │ │ │ │ rscscs pc, r5, #64, 4 │ │ │ │ stmdami r8, {r0, r1, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-964 @ 0xfffffc3c │ │ │ │ stc 6, cr15, [r0], {239} @ 0xef │ │ │ │ - andeq r7, lr, sl, lsr r4 │ │ │ │ - andeq r5, fp, r0, lsl r1 │ │ │ │ - andeq r4, fp, ip, lsl r1 │ │ │ │ - andeq r7, lr, r4, lsr #8 │ │ │ │ - strdeq r5, [fp], -sl │ │ │ │ - andeq r5, fp, lr, lsr #6 │ │ │ │ + andeq r7, lr, r6, lsr r4 │ │ │ │ + andeq r5, fp, ip, lsl #2 │ │ │ │ + andeq r4, fp, r8, lsl r1 │ │ │ │ + andeq r7, lr, r0, lsr #8 │ │ │ │ + strdeq r5, [fp], -r6 │ │ │ │ + andeq r5, fp, sl, lsr #6 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ bmi 6f7598 <__bss_end__@@Base+0x3f1de4> │ │ │ │ blmi 6f75c0 <__bss_end__@@Base+0x3f1e0c> │ │ │ │ addlt r4, r7, sl, ror r4 │ │ │ │ @@ -278145,27 +278145,27 @@ │ │ │ │ ldrb r2, [pc, -r0, lsl #6]! │ │ │ │ @ instruction: 0xe78c4692 │ │ │ │ @ instruction: 0xe7372012 │ │ │ │ andseq r9, sl, r4, lsl #24 │ │ │ │ @ instruction: 0x001a9bf2 │ │ │ │ andseq r9, sl, ip, asr #23 │ │ │ │ andseq r9, sl, r2, lsr #23 │ │ │ │ - andeq r5, fp, r2, lsl r2 │ │ │ │ + andeq r5, fp, lr, lsl #4 │ │ │ │ andseq r9, sl, r0, lsl #23 │ │ │ │ - strdeq r5, [fp], -ip │ │ │ │ - andeq r5, fp, lr, asr #3 │ │ │ │ + strdeq r5, [fp], -r8 │ │ │ │ + andeq r5, fp, sl, asr #3 │ │ │ │ andseq r9, sl, sl, asr #22 │ │ │ │ andseq r9, sl, r8, lsr #22 │ │ │ │ - andeq r5, fp, sl, ror r1 │ │ │ │ - andeq r5, fp, r2, ror r1 │ │ │ │ - andeq r5, fp, sl, ror #2 │ │ │ │ - andeq r5, fp, r2, ror #2 │ │ │ │ - andeq r5, fp, lr, lsl r1 │ │ │ │ - andeq r5, fp, r2, asr #2 │ │ │ │ - andeq r5, fp, sl, lsr r1 │ │ │ │ + andeq r5, fp, r6, ror r1 │ │ │ │ + andeq r5, fp, lr, ror #2 │ │ │ │ + andeq r5, fp, r6, ror #2 │ │ │ │ + andeq r5, fp, lr, asr r1 │ │ │ │ + andeq r5, fp, sl, lsl r1 │ │ │ │ + andeq r5, fp, lr, lsr r1 │ │ │ │ + andeq r5, fp, r6, lsr r1 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec7d1f0 <__bss_end__@@Base+0xfe977a3c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [sl], #-896 @ 0xfffffc80 │ │ │ │ blmi bd220c <__bss_end__@@Base+0x8cca58> │ │ │ │ ldrbtmi r4, [ip], #-1541 @ 0xfffff9fb │ │ │ │ stmiapl r3!, {r2, r9, fp, sp}^ │ │ │ │ @@ -278207,29 +278207,29 @@ │ │ │ │ stmdals r2, {r7, r8, fp, sp, lr, pc} │ │ │ │ stc 6, cr15, [r4], {239} @ 0xef │ │ │ │ @ instruction: 0xf6efe7bc │ │ │ │ svclt 0x0000eacc │ │ │ │ andseq r4, r8, r2, lsr #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r4, r8, r6, lsl #1 │ │ │ │ - @ instruction: 0x000b3cbc │ │ │ │ - andeq r5, fp, r8, lsl #1 │ │ │ │ - andeq r3, fp, r4, ror ip │ │ │ │ - andeq r5, fp, r0, ror r0 │ │ │ │ + @ instruction: 0x000b3cb8 │ │ │ │ + andeq r5, fp, r4, lsl #1 │ │ │ │ + andeq r3, fp, r0, ror ip │ │ │ │ + andeq r5, fp, ip, rrx │ │ │ │ andle r2, r1, r2, lsl #20 │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fec7d2cc <__bss_end__@@Base+0xfe977b18> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdavs r3, {r3, r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ stmdami r3, {r0, r1, r3, r9, sp} │ │ │ │ ldrbtmi r2, [r8], #-257 @ 0xfffffeff │ │ │ │ stmdb r8, {r0, r1, r2, r3, r5, r6, r7, r9, sl, ip, sp, lr, pc} │ │ │ │ stclt 0, cr2, [r8, #-0] │ │ │ │ - andeq r5, fp, sl, lsr r0 │ │ │ │ + andeq r5, fp, r6, lsr r0 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c0f8cc │ │ │ │ stmdbcs r0, {r1, r4, r7, sl, fp, lr} │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ umulllt r4, r7, r1, sl │ │ │ │ @@ -278380,24 +278380,24 @@ │ │ │ │ mulseq r8, ip, pc @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x001a98da │ │ │ │ andseq r9, sl, r6, ror r8 │ │ │ │ andseq r9, sl, r8, asr #16 │ │ │ │ andseq r9, sl, r6, lsl #16 │ │ │ │ andseq r9, sl, lr, ror #15 │ │ │ │ - andeq r1, fp, lr, lsr #23 │ │ │ │ + andeq r1, fp, sl, lsr #23 │ │ │ │ mulseq sl, sl, r7 │ │ │ │ @ instruction: 0x00183dfc │ │ │ │ - andeq r4, fp, r4, ror lr │ │ │ │ - strdeq r6, [lr], -ip │ │ │ │ - andeq r4, fp, r6, lsl #28 │ │ │ │ - andeq r4, fp, r0, lsr #28 │ │ │ │ - ldrdeq r6, [lr], -lr │ │ │ │ - andeq r4, fp, r8, ror #27 │ │ │ │ - andeq r4, fp, r8, lsr #28 │ │ │ │ + andeq r4, fp, r0, ror lr │ │ │ │ + strdeq r6, [lr], -r8 │ │ │ │ + andeq r4, fp, r2, lsl #28 │ │ │ │ + andeq r4, fp, ip, lsl lr │ │ │ │ + ldrdeq r6, [lr], -sl │ │ │ │ + andeq r4, fp, r4, ror #27 │ │ │ │ + andeq r4, fp, r4, lsr #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec7d590 <__bss_end__@@Base+0xfe977ddc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldrdlt r0, [r7], r8 │ │ │ │ stmdb r4, {r1, r2, sl, fp, sp, pc} │ │ │ │ ldrmi r0, [ip], -r7 │ │ │ │ cmplt r0, r3, lsl #12 │ │ │ │ @@ -278592,31 +278592,31 @@ │ │ │ │ @ instruction: 0xf0964479 │ │ │ │ smlald pc, r0, r5, r8 @ │ │ │ │ svc 0x00caf6ee │ │ │ │ andseq r3, r8, ip, ror #24 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r3, r8, r2, asr ip │ │ │ │ andseq r8, r9, lr, lsl #12 │ │ │ │ - andeq r4, fp, r0, lsl sp │ │ │ │ + andeq r4, fp, ip, lsl #26 │ │ │ │ andseq r9, sl, ip, lsr #10 │ │ │ │ - strdeq r4, [fp], -r4 @ │ │ │ │ + strdeq r4, [fp], -r0 │ │ │ │ @ instruction: 0x001a94f6 │ │ │ │ andseq r9, sl, r4, asr #9 │ │ │ │ - andeq r4, fp, r0, lsr #25 │ │ │ │ - andeq r4, fp, lr, lsl #25 │ │ │ │ - andeq r4, fp, r4, lsl #25 │ │ │ │ - andeq r4, fp, r4, ror ip │ │ │ │ + muleq fp, ip, ip │ │ │ │ + andeq r4, fp, sl, lsl #25 │ │ │ │ + andeq r4, fp, r0, lsl #25 │ │ │ │ + andeq r4, fp, r0, ror ip │ │ │ │ @ instruction: 0xfffffb2f │ │ │ │ andseq r8, r9, lr, ror r5 │ │ │ │ - andeq r4, fp, lr, lsr #23 │ │ │ │ - muleq fp, r0, sl │ │ │ │ + andeq r4, fp, sl, lsr #23 │ │ │ │ + andeq r4, fp, ip, lsl #21 │ │ │ │ andseq r9, sl, r8, lsl #7 │ │ │ │ @ instruction: 0x001983fa │ │ │ │ - andeq r4, fp, r0, lsr #23 │ │ │ │ - andeq r4, fp, r8, lsl fp │ │ │ │ + muleq fp, ip, fp │ │ │ │ + andeq r4, fp, r4, lsl fp │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec7d8fc <__bss_end__@@Base+0xfe978148> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [ip, #-928] @ 0xfffffc60 │ │ │ │ ldmdami ip, {r8, r9, sl, sp} │ │ │ │ ldmdbmi ip, {r0, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0x462c4478 │ │ │ │ @@ -278643,17 +278643,17 @@ │ │ │ │ @ instruction: 0xffb0f095 │ │ │ │ ldcllt 6, cr4, [r8, #128]! @ 0x80 │ │ │ │ addsmi r6, r8, #1097728 @ 0x10c000 │ │ │ │ @ instruction: 0xf067d1df │ │ │ │ strb pc, [r9, r7, lsl #16]! @ │ │ │ │ andseq r9, sl, r0, ror #5 │ │ │ │ andseq r8, r9, r0, ror r3 │ │ │ │ - andeq r4, fp, ip, lsr #22 │ │ │ │ + andeq r4, fp, r8, lsr #22 │ │ │ │ andseq r8, r9, r2, lsr #6 │ │ │ │ - strdeq r4, [fp], -ip │ │ │ │ + strdeq r4, [fp], -r8 │ │ │ │ ldrbtmi r4, [fp], #-2831 @ 0xfffff4f1 │ │ │ │ orrlt r6, r3, fp, lsl r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec7d998 <__bss_end__@@Base+0xfe9781e4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff8 │ │ │ │ @ instruction: 0xff06f7f3 │ │ │ │ @@ -278664,15 +278664,15 @@ │ │ │ │ stmdami r5, {r4, r5, r6, r8, r9, sl, lr} │ │ │ │ ldrbtmi r4, [r8], #-2309 @ 0xfffff6fb │ │ │ │ adccc r4, r8, r9, ror r4 │ │ │ │ @ instruction: 0xff80f095 │ │ │ │ ldclt 0, cr2, [r0, #-72] @ 0xffffffb8 │ │ │ │ andseq r9, sl, lr, asr r2 │ │ │ │ andseq r8, r9, r2, asr #5 │ │ │ │ - @ instruction: 0x000b4ab8 │ │ │ │ + @ instruction: 0x000b4ab4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec7d9dc <__bss_end__@@Base+0xfe978228> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi daa764 <__bss_end__@@Base+0xaa4fb0> │ │ │ │ blmi db801c <__bss_end__@@Base+0xab2868> │ │ │ │ ldrbtmi fp, [sl], #-133 @ 0xffffff7b │ │ │ │ ldrbtmi r4, [r9], #-2353 @ 0xfffff6cf │ │ │ │ @@ -278722,25 +278722,25 @@ │ │ │ │ ldrbtmi r4, [sp], #-3344 @ 0xfffff2f0 │ │ │ │ strcs lr, [r6, #-1970] @ 0xfffff84e │ │ │ │ @ instruction: 0xf6eee7ed │ │ │ │ svclt 0x0000eec6 │ │ │ │ @ instruction: 0x001838b6 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r7, sl, r6, ror #11 │ │ │ │ - @ instruction: 0x000b4ab8 │ │ │ │ - andeq r4, fp, r6, lsl #22 │ │ │ │ - andeq r4, fp, r8, lsl #22 │ │ │ │ - andeq r4, fp, r8, asr #22 │ │ │ │ - andeq r4, fp, lr, asr #22 │ │ │ │ + @ instruction: 0x000b4ab4 │ │ │ │ + andeq r4, fp, r2, lsl #22 │ │ │ │ + andeq r4, fp, r4, lsl #22 │ │ │ │ + andeq r4, fp, r4, asr #22 │ │ │ │ + andeq r4, fp, sl, asr #22 │ │ │ │ mulseq sl, r6, r1 │ │ │ │ @ instruction: 0xfffff85d │ │ │ │ @ instruction: 0xfffff783 │ │ │ │ andeq r9, sl, r2, lsl r5 │ │ │ │ andseq r3, r8, sl, lsl r8 │ │ │ │ - andeq r4, fp, lr, lsl #20 │ │ │ │ + andeq r4, fp, sl, lsl #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec7daec <__bss_end__@@Base+0xfe978338> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0ff0 │ │ │ │ addlt ip, r2, r0, lsr #32 │ │ │ │ @ instruction: 0x461c4696 │ │ │ │ @ instruction: 0x460a44fc │ │ │ │ @@ -278852,17 +278852,17 @@ │ │ │ │ stmdbeq r0, {r7, ip, sp, lr, pc}^ │ │ │ │ ldclt 0, cr0, [r8, #-256]! @ 0xffffff00 │ │ │ │ @ instruction: 0xf44f4b04 │ │ │ │ stmdbmi r4, {r0, r3, r4, r7, r9, ip, sp, lr} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 6, cr15, [lr, #952]! @ 0x3b8 │ │ │ │ - andeq r6, lr, r2, lsl #16 │ │ │ │ - strdeq r4, [fp], -r4 @ │ │ │ │ - andeq r4, fp, sl, lsl #18 │ │ │ │ + strdeq r6, [lr], -lr │ │ │ │ + strdeq r4, [fp], -r0 │ │ │ │ + andeq r4, fp, r6, lsl #18 │ │ │ │ svclt 0x00004770 │ │ │ │ svclt 0x00004770 │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ svclt 0x00004770 │ │ │ │ svclt 0x00004770 │ │ │ │ svclt 0x00004770 │ │ │ │ svclt 0x00004770 │ │ │ │ @@ -279184,20 +279184,20 @@ │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl 964b94 <__bss_end__@@Base+0x65f3e0> │ │ │ │ @ instruction: 0xf44f4b07 │ │ │ │ stmdbmi r7, {r1, r5, r7, r9, ip, sp, lr} │ │ │ │ ldrbtmi r4, [fp], #-2055 @ 0xfffff7f9 │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl 6e4ba8 <__bss_end__@@Base+0x3df3f4> │ │ │ │ - strdeq r6, [lr], -sl │ │ │ │ - andeq r4, fp, r4, lsl #8 │ │ │ │ - andeq pc, sl, lr, lsl #23 │ │ │ │ - andeq r6, lr, r6, ror #5 │ │ │ │ - strdeq r4, [fp], -r0 │ │ │ │ - andeq r4, fp, r2, lsl #8 │ │ │ │ + strdeq r6, [lr], -r6 @ │ │ │ │ + andeq r4, fp, r0, lsl #8 │ │ │ │ + andeq pc, sl, sl, lsl #23 │ │ │ │ + andeq r6, lr, r2, ror #5 │ │ │ │ + andeq r4, fp, ip, ror #7 │ │ │ │ + strdeq r4, [fp], -lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec7e210 <__bss_end__@@Base+0xfe978a5c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stclmi 15, cr0, [lr, #-832] @ 0xfffffcc0 │ │ │ │ mcrrmi 0, 8, fp, lr, cr9 │ │ │ │ stceq 1, cr15, [ip], {13} │ │ │ │ stmdacs r1, {r0, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ @@ -279302,16 +279302,16 @@ │ │ │ │ andlt sp, r2, r2, lsl #2 │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ @ instruction: 0xf6ee4628 │ │ │ │ strdcs lr, [r1], -r4 │ │ │ │ pop {r1, ip, sp, pc} │ │ │ │ strdcs r8, [r2], -r0 │ │ │ │ svclt 0x0000e7f3 │ │ │ │ - andeq r4, fp, sl, ror #4 │ │ │ │ - andeq r1, fp, r4, asr #29 │ │ │ │ + andeq r4, fp, r6, ror #4 │ │ │ │ + andeq r1, fp, r0, asr #29 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec7e3d8 <__bss_end__@@Base+0xfe978c24> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ addlt r0, r4, r0, ror #31 │ │ │ │ stmdb r4, {r2, sl, fp, sp, pc} │ │ │ │ ldrmi r0, [ip], -r7 │ │ │ │ stmdacs r1, {r3, r4, r6, r8, r9, ip, sp, pc} │ │ │ │ @@ -279395,20 +279395,20 @@ │ │ │ │ ldrbtmi r4, [r9], #-2315 @ 0xfffff6f5 │ │ │ │ ldmda r4!, {r1, r2, r3, r5, r6, r7, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf6eee7dd │ │ │ │ svclt 0x0000e984 │ │ │ │ andseq r2, r8, lr, lsl lr │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r2, r8, r2, lsl #28 │ │ │ │ - andeq r2, fp, r8, lsr sl │ │ │ │ - andeq r3, fp, r4, lsl #28 │ │ │ │ - strdeq r2, [fp], -sl │ │ │ │ + andeq r2, fp, r4, lsr sl │ │ │ │ + andeq r3, fp, r0, lsl #28 │ │ │ │ + strdeq r2, [fp], -r6 │ │ │ │ andseq r8, sl, sl, lsr r8 │ │ │ │ - strdeq r3, [fp], -r2 │ │ │ │ - andeq r4, fp, r2, ror #1 │ │ │ │ + andeq r3, fp, lr, ror #27 │ │ │ │ + ldrdeq r4, [fp], -lr │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec7e55c <__bss_end__@@Base+0xfe978da8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi c6b2c4 <__bss_end__@@Base+0x965b10> │ │ │ │ blmi c93580 <__bss_end__@@Base+0x98ddcc> │ │ │ │ ldrbtmi r4, [sl], #-1549 @ 0xfffff9f3 │ │ │ │ ldmpl r3, {r2, r9, sl, lr}^ │ │ │ │ @@ -279453,20 +279453,20 @@ │ │ │ │ ldrbtmi r4, [fp], #-2059 @ 0xfffff7f5 │ │ │ │ @ instruction: 0x33204479 │ │ │ │ @ instruction: 0xf6ee4478 │ │ │ │ svclt 0x0000e904 │ │ │ │ andseq r2, r8, r6, lsr sp │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ mulseq sl, sl, r7 │ │ │ │ - andeq r0, fp, r2, asr #20 │ │ │ │ + andeq r0, fp, lr, lsr sl │ │ │ │ andseq r2, r8, lr, asr #25 │ │ │ │ - ldrdeq r2, [fp], -r0 │ │ │ │ - andeq r5, lr, r2, asr #29 │ │ │ │ - andeq r3, fp, ip, asr #31 │ │ │ │ - andeq r3, fp, r4, asr sp │ │ │ │ + andeq r2, fp, ip, asr #17 │ │ │ │ + @ instruction: 0x000e5ebe │ │ │ │ + andeq r3, fp, r8, asr #31 │ │ │ │ + andeq r3, fp, r0, asr sp │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ bmi d38e90 <__bss_end__@@Base+0xa336dc> │ │ │ │ blmi d38cd0 <__bss_end__@@Base+0xa3351c> │ │ │ │ addlt r4, r6, sl, ror r4 │ │ │ │ @@ -279516,15 +279516,15 @@ │ │ │ │ strcs lr, [r2, #-2638] @ 0xfffff5b2 │ │ │ │ @ instruction: 0xf6eee7df │ │ │ │ svclt 0x0000e894 │ │ │ │ andseq r2, r8, ip, asr #24 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x001a86bc │ │ │ │ @ instruction: 0x00182bd2 │ │ │ │ - andeq r3, fp, lr, lsr #30 │ │ │ │ + andeq r3, fp, sl, lsr #30 │ │ │ │ andle r2, r1, r4, lsl #20 │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec7e734 <__bss_end__@@Base+0xfe978f80> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x460d0ff0 │ │ │ │ stmdavs r1, {r2, r9, sl, lr} │ │ │ │ @@ -279690,17 +279690,17 @@ │ │ │ │ stmdami r8, {r0, r1, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-844 @ 0xfffffcb4 │ │ │ │ svc 0x0028f6ed │ │ │ │ andseq r8, sl, sl, asr r4 │ │ │ │ andseq r8, sl, sl, lsr r4 │ │ │ │ andseq r8, sl, ip, lsl #8 │ │ │ │ - andeq r5, lr, ip, lsl #22 │ │ │ │ - andeq r3, fp, r6, lsl ip │ │ │ │ - andeq fp, sl, r2, lsr r6 │ │ │ │ + andeq r5, lr, r8, lsl #22 │ │ │ │ + andeq r3, fp, r2, lsl ip │ │ │ │ + andeq fp, sl, lr, lsr #12 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec7e9ec <__bss_end__@@Base+0xfe979238> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi ff26b6d4 <__bss_end__@@Base+0xfef65f20> │ │ │ │ blmi ff293a2c <__bss_end__@@Base+0xfef8e278> │ │ │ │ ldrbtmi r4, [sl], #-1550 @ 0xfffff9f2 │ │ │ │ stmdbge r3, {r2, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -279903,28 +279903,28 @@ │ │ │ │ mulseq r8, lr, r8 │ │ │ │ muleq r0, ip, sl │ │ │ │ andeq r0, r0, ip, ror #22 │ │ │ │ andeq r0, r0, ip, asr #28 │ │ │ │ andseq r2, r8, ip, lsr #15 │ │ │ │ @ instruction: 0x00000bb0 │ │ │ │ andseq r7, r9, r0, lsr #4 │ │ │ │ - strdeq r3, [fp], -r0 │ │ │ │ + andeq r3, fp, ip, ror #21 │ │ │ │ andseq r7, r9, r2, ror #3 │ │ │ │ - @ instruction: 0x000b3ab8 │ │ │ │ - muleq fp, sl, r7 │ │ │ │ + @ instruction: 0x000b3ab4 │ │ │ │ + muleq fp, r6, r7 │ │ │ │ andeq r0, r0, ip, lsl pc │ │ │ │ andeq r0, r0, ip, asr #25 │ │ │ │ andeq r0, r0, r4, lsr #30 │ │ │ │ andseq r8, sl, r0, lsl r1 │ │ │ │ @ instruction: 0xfffffd95 │ │ │ │ ldrsheq r7, [r9], -ip │ │ │ │ - andeq r3, fp, r2, asr #19 │ │ │ │ + @ instruction: 0x000b39be │ │ │ │ andseq r7, r9, r0, ror #1 │ │ │ │ - ldrdeq r3, [fp], -r0 │ │ │ │ - andeq r3, fp, r6, ror r9 │ │ │ │ + andeq r3, fp, ip, asr #19 │ │ │ │ + andeq r3, fp, r2, ror r9 │ │ │ │ andseq r7, r9, r0, asr #1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec7ed70 <__bss_end__@@Base+0xfe9795bc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi dabaf8 <__bss_end__@@Base+0xaa6344> │ │ │ │ blmi db93b0 <__bss_end__@@Base+0xab3bfc> │ │ │ │ ldrbtmi fp, [sl], #-133 @ 0xffffff7b │ │ │ │ @@ -279975,25 +279975,25 @@ │ │ │ │ ldrbtmi r4, [sp], #-3344 @ 0xfffff2f0 │ │ │ │ strcs lr, [r6, #-1970] @ 0xfffff84e │ │ │ │ @ instruction: 0xf6ede7ed │ │ │ │ svclt 0x0000ecfc │ │ │ │ andseq r2, r8, r2, lsr #10 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r6, sl, r2, asr r2 │ │ │ │ - andeq r3, fp, r4, lsr #14 │ │ │ │ - andeq r3, fp, r2, ror r7 │ │ │ │ - andeq r3, fp, r4, ror r7 │ │ │ │ - @ instruction: 0x000b37b4 │ │ │ │ - @ instruction: 0x000b37ba │ │ │ │ + andeq r3, fp, r0, lsr #14 │ │ │ │ + andeq r3, fp, lr, ror #14 │ │ │ │ + andeq r3, fp, r0, ror r7 │ │ │ │ + @ instruction: 0x000b37b0 │ │ │ │ + @ instruction: 0x000b37b6 │ │ │ │ andseq r7, sl, r6, asr pc │ │ │ │ @ instruction: 0xfffffa15 │ │ │ │ @ instruction: 0xfffff673 │ │ │ │ andeq r8, sl, lr, ror r1 │ │ │ │ andseq r2, r8, r6, lsl #9 │ │ │ │ - andeq r3, fp, r2, ror #16 │ │ │ │ + andeq r3, fp, lr, asr r8 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec7ee80 <__bss_end__@@Base+0xfe9796cc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 92bc28 <__bss_end__@@Base+0x626474> │ │ │ │ blmi 953e94 <__bss_end__@@Base+0x64e6e0> │ │ │ │ ldrbtmi r4, [sl], #-1641 @ 0xfffff997 │ │ │ │ ldmpl r3, {r0, r2, r9, sl, lr}^ │ │ │ │ @@ -280026,15 +280026,15 @@ │ │ │ │ @ instruction: 0xf094008c │ │ │ │ strb pc, [fp, r1, ror #25]! @ │ │ │ │ ldc 6, cr15, [r6], {237} @ 0xed │ │ │ │ andseq r2, r8, r2, lsl r4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x001823f8 │ │ │ │ andseq r6, r9, ip, lsl #29 │ │ │ │ - andeq r3, fp, ip, lsr #15 │ │ │ │ + andeq r3, fp, r8, lsr #15 │ │ │ │ andcs r4, r0, #4, 22 @ 0x1000 │ │ │ │ blvs 1738f10 <__bss_end__@@Base+0x143375c> │ │ │ │ eorscs pc, r8, r3, lsl #17 │ │ │ │ str fp, [r5, r0, lsl #2]! │ │ │ │ svclt 0x00004770 │ │ │ │ andseq r7, sl, ip, lsl lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ @@ -280344,50 +280344,50 @@ │ │ │ │ ldrb r2, [r9, #1026]! @ 0x402 │ │ │ │ @ instruction: 0x001822d0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r2, r8, r8, asr #5 │ │ │ │ andseq r2, r8, ip, lsr #5 │ │ │ │ andseq r7, sl, sl, lsr #26 │ │ │ │ andseq r6, r9, sl, ror #26 │ │ │ │ - andeq r3, fp, r6, lsr #13 │ │ │ │ + andeq r3, fp, r2, lsr #13 │ │ │ │ @ instruction: 0x001a7cf6 │ │ │ │ - andeq r3, fp, r4, ror r3 │ │ │ │ - andeq r3, fp, sl, asr r3 │ │ │ │ + andeq r3, fp, r0, ror r3 │ │ │ │ + andeq r3, fp, r6, asr r3 │ │ │ │ andseq r7, sl, sl, lsr #25 │ │ │ │ andseq r7, sl, sl, ror ip │ │ │ │ - strdeq r3, [fp], -r8 │ │ │ │ - andeq r3, fp, lr, ror #5 │ │ │ │ - muleq fp, lr, r5 │ │ │ │ + strdeq r3, [fp], -r4 │ │ │ │ + andeq r3, fp, sl, ror #5 │ │ │ │ + muleq fp, sl, r5 │ │ │ │ andseq r6, r9, ip, lsl #28 │ │ │ │ - andeq r1, fp, sl, ror #26 │ │ │ │ + andeq r1, fp, r6, ror #26 │ │ │ │ andeq r0, r0, r8, lsl #13 │ │ │ │ andeq r0, r0, ip, asr #27 │ │ │ │ andeq r0, r0, ip, lsl pc │ │ │ │ andseq r7, sl, r2, ror #22 │ │ │ │ @ instruction: 0xfffff805 │ │ │ │ - andeq r3, fp, ip, lsr #9 │ │ │ │ + andeq r3, fp, r8, lsr #9 │ │ │ │ andseq r6, r9, ip, lsl fp │ │ │ │ - andeq r3, fp, lr, lsl #10 │ │ │ │ - andeq r0, fp, ip, lsl #9 │ │ │ │ + andeq r3, fp, sl, lsl #10 │ │ │ │ + andeq r0, fp, r8, lsl #9 │ │ │ │ mulseq r7, r2, sl │ │ │ │ andseq r7, sl, lr, ror #20 │ │ │ │ andseq r6, r9, lr, lsr #21 │ │ │ │ - @ instruction: 0x000b34bc │ │ │ │ + @ instruction: 0x000b34b8 │ │ │ │ andseq r7, sl, r6, asr #20 │ │ │ │ - @ instruction: 0x000b33b2 │ │ │ │ + andeq r3, fp, lr, lsr #7 │ │ │ │ andseq r6, r9, r2, lsr #20 │ │ │ │ - andeq r3, fp, ip, ror #7 │ │ │ │ + andeq r3, fp, r8, ror #7 │ │ │ │ andseq r6, r9, lr, lsl #20 │ │ │ │ - andeq r3, fp, r0, ror r3 │ │ │ │ - andeq r3, fp, r2, ror r3 │ │ │ │ + andeq r3, fp, ip, ror #6 │ │ │ │ + andeq r3, fp, lr, ror #6 │ │ │ │ andseq r6, r9, r2, ror #19 │ │ │ │ - andeq r3, fp, r4, ror r3 │ │ │ │ - andeq r3, fp, r4, lsr r3 │ │ │ │ + andeq r3, fp, r0, ror r3 │ │ │ │ + andeq r3, fp, r0, lsr r3 │ │ │ │ andseq r6, r9, r4, lsr #19 │ │ │ │ - andeq r3, fp, lr, asr #6 │ │ │ │ + andeq r3, fp, sl, asr #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec7f4a8 <__bss_end__@@Base+0xfe979cf4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [r7, #-960] @ 0xfffffc40 │ │ │ │ strmi r4, [r1], -sl, lsl #12 │ │ │ │ stmdavs r8!, {r0, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf818f00e │ │ │ │ @@ -280453,26 +280453,26 @@ │ │ │ │ @ instruction: 0xf98cf094 │ │ │ │ stmdami pc, {r0, r1, r2, r3, r4, r5, r7, r8, r9, sl, sp, lr, pc} @ │ │ │ │ ldrbtmi r4, [r8], #-2319 @ 0xfffff6f1 │ │ │ │ @ instruction: 0xf5004479 │ │ │ │ @ instruction: 0xf09470d2 │ │ │ │ strb pc, [r0, r3, lsl #19] @ │ │ │ │ andseq r6, r9, lr, lsl #17 │ │ │ │ - andeq r3, fp, sl, lsr #5 │ │ │ │ + andeq r3, fp, r6, lsr #5 │ │ │ │ mulseq r8, lr, sp │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ @ instruction: 0xfffffa0d │ │ │ │ andseq r7, sl, r8, lsr #16 │ │ │ │ andseq r7, sl, r6, lsl #16 │ │ │ │ @ instruction: 0x001a77f6 │ │ │ │ @ instruction: 0x001967fc │ │ │ │ - andeq r3, fp, r6, ror r2 │ │ │ │ - andeq r3, fp, lr, lsl #4 │ │ │ │ + andeq r3, fp, r2, ror r2 │ │ │ │ + andeq r3, fp, sl, lsl #4 │ │ │ │ andseq r6, r9, lr, asr #15 │ │ │ │ - andeq r3, fp, ip, lsl r2 │ │ │ │ + andeq r3, fp, r8, lsl r2 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec7f5fc <__bss_end__@@Base+0xfe979e48> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ mcrmi 15, 1, r0, cr9, cr8, {6} │ │ │ │ bmi b79c1c <__bss_end__@@Base+0x874468> │ │ │ │ ldrbtmi fp, [lr], #-133 @ 0xffffff7b │ │ │ │ ldrbtmi r4, [sl], #-2856 @ 0xfffff4d8 │ │ │ │ @@ -280516,15 +280516,15 @@ │ │ │ │ stmia r6, {r0, r2, r3, r5, r6, r7, r9, sl, ip, sp, lr, pc}^ │ │ │ │ andseq r7, sl, r2, lsr r7 │ │ │ │ mulseq r8, r2, ip │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r1, r8, r8, ror #24 │ │ │ │ andseq r7, sl, lr, ror #13 │ │ │ │ andseq r1, r8, lr, lsr ip │ │ │ │ - muleq fp, r0, r1 │ │ │ │ + andeq r3, fp, ip, lsl #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec7f6cc <__bss_end__@@Base+0xfe979f18> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ addlt r0, r6, r0, ror #31 │ │ │ │ bmi 73a934 <__bss_end__@@Base+0x435180> │ │ │ │ andls r2, r3, r0, lsl #6 │ │ │ │ ldmdami r7, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ @@ -280654,18 +280654,18 @@ │ │ │ │ @ instruction: 0xf6ec4478 │ │ │ │ @ instruction: 0xf6ecefa6 │ │ │ │ svclt 0x0000efb0 │ │ │ │ andseq r1, r8, r6, asr sl │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x001a74d6 │ │ │ │ andseq r1, r8, r0, lsl sl │ │ │ │ - andeq r2, fp, r2, lsl #31 │ │ │ │ - andeq r4, lr, r6, lsl #24 │ │ │ │ - andeq r2, fp, r0, lsl sp │ │ │ │ - andeq sl, sl, ip, lsr #14 │ │ │ │ + andeq r2, fp, lr, ror pc │ │ │ │ + andeq r4, lr, r2, lsl #24 │ │ │ │ + andeq r2, fp, ip, lsl #26 │ │ │ │ + andeq sl, sl, r8, lsr #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec7f900 <__bss_end__@@Base+0xfe97a14c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r6], {216} @ 0xd8 │ │ │ │ ldrmi fp, [r5], -r7, lsl #1 │ │ │ │ ldrbtmi r4, [ip], #-1547 @ 0xfffff9f5 │ │ │ │ strls r4, [r0, #-2324] @ 0xfffff6ec │ │ │ │ @@ -281574,20 +281574,20 @@ │ │ │ │ ldrbtmi r4, [fp], #-2059 @ 0xfffff7f5 │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldmda r2!, {r2, r3, r5, r6, r7, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0x001a66d4 │ │ │ │ @ instruction: 0xfffff8cb │ │ │ │ mulseq sl, lr, r6 │ │ │ │ andseq ip, r7, r4, ror #12 │ │ │ │ - andeq r3, lr, r2, lsr #29 │ │ │ │ - andeq r2, fp, ip, lsr #4 │ │ │ │ - andeq r2, fp, r0, ror r2 │ │ │ │ - andeq r3, lr, r6, lsl #29 │ │ │ │ - andeq r2, fp, r0, lsl r2 │ │ │ │ - andeq r2, fp, r2, lsr #4 │ │ │ │ + muleq lr, lr, lr │ │ │ │ + andeq r2, fp, r8, lsr #4 │ │ │ │ + andeq r2, fp, ip, ror #4 │ │ │ │ + andeq r3, lr, r2, lsl #29 │ │ │ │ + andeq r2, fp, ip, lsl #4 │ │ │ │ + andeq r2, fp, lr, lsl r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fec80768 <__bss_end__@@Base+0xfe97afb4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 4ad550 <__bss_end__@@Base+0x1a7d9c> │ │ │ │ ldclvs 4, cr4, [r3, #-488] @ 0xfffffe18 │ │ │ │ ldrbvs r3, [r3, #-2817] @ 0xfffff4ff │ │ │ │ andle r2, r3, r0, lsl #22 │ │ │ │ @@ -281599,17 +281599,17 @@ │ │ │ │ @ instruction: 0xf44f4b06 │ │ │ │ stmdbmi r6, {r0, r1, r3, r4, r5, r6, r9, ip, sp, lr} │ │ │ │ ldrbtmi r4, [fp], #-2054 @ 0xfffff7fa │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf6ec4478 │ │ │ │ svclt 0x0000e83c │ │ │ │ andseq r6, sl, r8, lsl #12 │ │ │ │ - andeq r3, lr, sl, lsl lr │ │ │ │ - andeq r2, fp, r4, lsr #3 │ │ │ │ - andeq r2, fp, r8, ror #3 │ │ │ │ + andeq r3, lr, r6, lsl lr │ │ │ │ + andeq r2, fp, r0, lsr #3 │ │ │ │ + andeq r2, fp, r4, ror #3 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e0f8cc │ │ │ │ ldrbtmi r4, [fp], #-2918 @ 0xfffff49a │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ strmi r8, [sp], -r5, asr #1 │ │ │ │ @@ -282718,17 +282718,17 @@ │ │ │ │ andcs pc, r0, r9, lsr sp @ │ │ │ │ blmi 299bf4 │ │ │ │ andvc pc, fp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf6ea4478 │ │ │ │ svclt 0x0000ef7c │ │ │ │ - andeq r2, lr, r0, asr #25 │ │ │ │ - andeq r1, fp, lr, ror r0 │ │ │ │ - muleq fp, r4, r0 │ │ │ │ + @ instruction: 0x000e2cbc │ │ │ │ + andeq r1, fp, sl, ror r0 │ │ │ │ + muleq fp, r0, r0 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e8f8cc │ │ │ │ @ instruction: 0x46174c19 │ │ │ │ @ instruction: 0x461d4a19 │ │ │ │ @ instruction: 0xf8df447c │ │ │ │ @@ -282857,57 +282857,57 @@ │ │ │ │ @ instruction: 0xf410a088 │ │ │ │ ldrbtmi r5, [sl], #3968 @ 0xf80 │ │ │ │ @ instruction: 0xf8dfd1a8 │ │ │ │ streq fp, [r0], #128 @ 0x80 │ │ │ │ strtle r4, [r8], #1275 @ 0x4fb │ │ │ │ ldrbtmi r4, [r8], #-2078 @ 0xfffff7e2 │ │ │ │ svclt 0x0000e7a7 │ │ │ │ - @ instruction: 0x000b0fb2 │ │ │ │ andeq r0, fp, lr, lsr #31 │ │ │ │ andeq r0, fp, sl, lsr #31 │ │ │ │ andeq r0, fp, r6, lsr #31 │ │ │ │ andeq r0, fp, r2, lsr #31 │ │ │ │ muleq fp, lr, pc @ │ │ │ │ - muleq fp, r8, pc @ │ │ │ │ - muleq fp, r0, pc @ │ │ │ │ - andeq r0, fp, r8, lsl #31 │ │ │ │ - andeq r0, fp, r0, lsl #31 │ │ │ │ - andeq r0, fp, r8, ror pc │ │ │ │ - andeq r0, fp, r0, ror pc │ │ │ │ - andeq r0, fp, sl, ror #30 │ │ │ │ - andeq r0, fp, r8, ror #30 │ │ │ │ + muleq fp, sl, pc @ │ │ │ │ + muleq fp, r4, pc @ │ │ │ │ + andeq r0, fp, ip, lsl #31 │ │ │ │ + andeq r0, fp, r4, lsl #31 │ │ │ │ + andeq r0, fp, ip, ror pc │ │ │ │ + andeq r0, fp, r4, ror pc │ │ │ │ + andeq r0, fp, ip, ror #30 │ │ │ │ + andeq r0, fp, r6, ror #30 │ │ │ │ + andeq r0, fp, r4, ror #30 │ │ │ │ andseq r4, r9, r2, asr r5 │ │ │ │ - andeq r0, fp, r8, asr pc │ │ │ │ - ldrdeq sl, [sl], -r0 │ │ │ │ - andeq sl, sl, r8, asr #21 │ │ │ │ - andeq sl, sl, r0, asr #21 │ │ │ │ - @ instruction: 0x000aaab8 │ │ │ │ - @ instruction: 0x000aaab0 │ │ │ │ - andeq sl, sl, r8, lsr #21 │ │ │ │ - muleq sl, lr, sl │ │ │ │ - muleq sl, r2, sl │ │ │ │ - andeq sl, sl, r6, lsl #21 │ │ │ │ - andeq sl, sl, sl, ror sl │ │ │ │ - andeq sl, sl, lr, ror #20 │ │ │ │ - andeq sl, sl, r2, ror #20 │ │ │ │ - andeq sl, sl, r8, asr sl │ │ │ │ - andeq sl, sl, r2, asr sl │ │ │ │ + andeq r0, fp, r4, asr pc │ │ │ │ + andeq sl, sl, ip, asr #21 │ │ │ │ + andeq sl, sl, r4, asr #21 │ │ │ │ + @ instruction: 0x000aaabc │ │ │ │ + @ instruction: 0x000aaab4 │ │ │ │ + andeq sl, sl, ip, lsr #21 │ │ │ │ + andeq sl, sl, r4, lsr #21 │ │ │ │ + muleq sl, sl, sl │ │ │ │ + andeq sl, sl, lr, lsl #21 │ │ │ │ + andeq sl, sl, r2, lsl #21 │ │ │ │ + andeq sl, sl, r6, ror sl │ │ │ │ + andeq sl, sl, sl, ror #20 │ │ │ │ + andeq sl, sl, lr, asr sl │ │ │ │ + andeq sl, sl, r4, asr sl │ │ │ │ + andeq sl, sl, lr, asr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ bl fec81bd4 <__bss_end__@@Base+0xfe97c420> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strdlt r0, [r3], r0 @ │ │ │ │ @ instruction: 0xf1024602 │ │ │ │ stmdbmi r6, {r3, r4, r8, r9} │ │ │ │ movwls r4, #2054 @ 0x806 │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldmdbvs r2, {r0, r1, r4, r7, fp, sp, lr} │ │ │ │ mcr2 0, 3, pc, cr8, cr1, {4} @ │ │ │ │ @ instruction: 0xf85db003 │ │ │ │ svclt 0x0000fb04 │ │ │ │ - andeq r0, fp, ip, ror #28 │ │ │ │ + andeq r0, fp, r8, ror #28 │ │ │ │ andseq r4, r9, r2, lsr r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec81c0c <__bss_end__@@Base+0xfe97c458> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0fb0 │ │ │ │ addslt ip, r1, r0, asr #2 │ │ │ │ eorcs r4, r8, #80896 @ 0x13c00 │ │ │ │ @@ -282990,17 +282990,17 @@ │ │ │ │ @ instruction: 0xf6eae7aa │ │ │ │ svclt 0x0000ed72 │ │ │ │ andseq pc, r7, r4, lsl #13 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq pc, r7, r6, ror r6 @ │ │ │ │ andseq pc, r7, r8, lsr #12 │ │ │ │ andeq r0, r0, r8, ror #12 │ │ │ │ - muleq sl, r6, r1 │ │ │ │ + muleq sl, r2, r1 │ │ │ │ andseq r4, r9, r0, ror #5 │ │ │ │ - andeq r0, fp, r0, lsr #26 │ │ │ │ + andeq r0, fp, ip, lsl sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec81d7c <__bss_end__@@Base+0xfe97c5c8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ mcrrmi 15, 15, r0, r0, cr0 │ │ │ │ @ instruction: 0xf900f7e7 │ │ │ │ ldrbtmi r4, [ip], #-2367 @ 0xfffff6c1 │ │ │ │ ldrbtmi r4, [r9], #-3391 @ 0xfffff2c1 │ │ │ │ @@ -283062,31 +283062,31 @@ │ │ │ │ pop {r0, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf0914038 │ │ │ │ ldmdbmi r4, {r0, r1, r2, r5, r8, sl, fp, ip, sp, pc} │ │ │ │ adcvc pc, r8, r4, lsl #10 │ │ │ │ @ instruction: 0xf0914479 │ │ │ │ strb pc, [r3, r1, lsr #26]! @ │ │ │ │ mulseq r9, r2, r2 │ │ │ │ - strdeq r0, [fp], -sl │ │ │ │ + strdeq r0, [fp], -r6 │ │ │ │ andseq pc, r7, r6, lsl #10 │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ - andeq r0, fp, r8, ror #25 │ │ │ │ - strdeq r0, [fp], -r4 │ │ │ │ - strdeq r0, [fp], -ip │ │ │ │ + andeq r0, fp, r4, ror #25 │ │ │ │ + strdeq r0, [fp], -r0 @ │ │ │ │ + strdeq r0, [fp], -r8 │ │ │ │ + andeq r0, fp, r0, lsl #26 │ │ │ │ + andeq r0, fp, ip, lsl #26 │ │ │ │ + andeq r0, fp, r0, lsl #26 │ │ │ │ + andeq r0, fp, r0, lsl #26 │ │ │ │ andeq r0, fp, r4, lsl #26 │ │ │ │ andeq r0, fp, r0, lsl sp │ │ │ │ - andeq r0, fp, r4, lsl #26 │ │ │ │ - andeq r0, fp, r4, lsl #26 │ │ │ │ - andeq r0, fp, r8, lsl #26 │ │ │ │ - andeq r0, fp, r4, lsl sp │ │ │ │ andseq r4, r9, ip, asr #3 │ │ │ │ - andeq r0, fp, r6, lsr sp │ │ │ │ + andeq r0, fp, r2, lsr sp │ │ │ │ @ instruction: 0xfffffd69 │ │ │ │ - andeq r0, fp, r8, lsr sp │ │ │ │ - andeq r0, fp, r4, ror #25 │ │ │ │ + andeq r0, fp, r4, lsr sp │ │ │ │ + andeq r0, fp, r0, ror #25 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec81ed4 <__bss_end__@@Base+0xfe97c720> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strmi r0, [r5], -r8, ror #31 │ │ │ │ cdpmi 6, 1, cr4, cr11, cr4, {0} │ │ │ │ blvc 368e38 <__bss_end__@@Base+0x63684> │ │ │ │ @ instruction: 0x4638447e │ │ │ │ @@ -283193,21 +283193,21 @@ │ │ │ │ stmdami ip, {r0, r1, r3, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf6ea4478 │ │ │ │ svclt 0x0000ebcc │ │ │ │ andseq sl, r7, ip, asr #27 │ │ │ │ andseq r4, r9, r6, lsl r2 │ │ │ │ andseq sl, r7, r6, lsr #27 │ │ │ │ - andeq r0, fp, r0, lsr ip │ │ │ │ - andeq r0, fp, lr, lsr ip │ │ │ │ - andeq r0, fp, lr, lsr #24 │ │ │ │ - andeq r0, fp, lr, asr fp │ │ │ │ - andeq r2, lr, r8, asr #11 │ │ │ │ + andeq r0, fp, ip, lsr #24 │ │ │ │ + andeq r0, fp, sl, lsr ip │ │ │ │ + andeq r0, fp, sl, lsr #24 │ │ │ │ andeq r0, fp, sl, asr fp │ │ │ │ - andeq r0, fp, ip, ror #22 │ │ │ │ + andeq r2, lr, r4, asr #11 │ │ │ │ + andeq r0, fp, r6, asr fp │ │ │ │ + andeq r0, fp, r8, ror #22 │ │ │ │ @ instruction: 0xf04fb5f0 │ │ │ │ @ instruction: 0xf8d00c00 │ │ │ │ stmdbvs r4, {r2, r4, r6, r8, ip} │ │ │ │ strbtmi r4, [r6], r3, lsl #12 │ │ │ │ cdpne 6, 6, cr4, cr5, cr10, {0} │ │ │ │ svceq 0x0002f1bc │ │ │ │ @ instruction: 0xf1bcd024 │ │ │ │ @@ -283640,15 +283640,15 @@ │ │ │ │ pop {r0, r1, ip, sp, pc} │ │ │ │ @ instruction: 0xf6ea83f0 │ │ │ │ svclt 0x0000e85c │ │ │ │ bcc fe12b584 <__bss_end__@@Base+0xfde25dd0> │ │ │ │ andseq lr, r7, r4, lsr ip │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r3, sp, r8, asr #22 │ │ │ │ - andeq r0, fp, r0, lsl #11 │ │ │ │ + andeq r0, fp, ip, ror r5 │ │ │ │ andseq r3, r9, lr, asr #27 │ │ │ │ mulseq sp, r4, sl │ │ │ │ andseq r3, sp, r4, ror sl │ │ │ │ andseq lr, r7, ip, lsr fp │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec827ac <__bss_end__@@Base+0xfe97cff8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @@ -283761,17 +283761,17 @@ │ │ │ │ subcs r4, r6, #6144 @ 0x1800 │ │ │ │ stmdami r7, {r1, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf6e94478 │ │ │ │ svclt 0x0000ef5a │ │ │ │ andseq r3, sp, sl, asr #17 │ │ │ │ mulseq sp, r4, r8 │ │ │ │ - andeq r1, lr, r0, lsl #27 │ │ │ │ - andeq r0, fp, r6, lsl #7 │ │ │ │ - muleq fp, r4, r3 │ │ │ │ + andeq r1, lr, ip, ror sp │ │ │ │ + andeq r0, fp, r2, lsl #7 │ │ │ │ + muleq fp, r0, r3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec82988 <__bss_end__@@Base+0xfe97d1d4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmiavs fp, {r3, r4, r5, r6, r7, r8, r9, sl, fp}^ │ │ │ │ @ instruction: 0x47984614 │ │ │ │ andcs r4, r0, #7168 @ 0x1c00 │ │ │ │ ldmdavs r8, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ @@ -283974,16 +283974,16 @@ │ │ │ │ strmi r4, [r2], -r7, lsl #18 │ │ │ │ ldrbtmi r4, [r9], #-2055 @ 0xfffff7f9 │ │ │ │ @ instruction: 0xf0904478 │ │ │ │ strb pc, [r5, r5, lsl #28] @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq lr, r7, r2, ror r6 │ │ │ │ andseq lr, r7, r4, asr r6 │ │ │ │ - andeq r0, fp, r8, asr #1 │ │ │ │ - andeq r0, fp, r2, lsl #1 │ │ │ │ + andeq r0, fp, r4, asr #1 │ │ │ │ + andeq r0, fp, lr, ror r0 │ │ │ │ andseq r3, r9, r8, ror #16 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec82cdc <__bss_end__@@Base+0xfe97d528> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46060fd8 │ │ │ │ blmi f7dbc8 <__bss_end__@@Base+0xc78414> │ │ │ │ ldrbtmi fp, [r8], #-133 @ 0xffffff7b │ │ │ │ @@ -284040,20 +284040,20 @@ │ │ │ │ @ instruction: 0xf6e94479 │ │ │ │ stmdals r2, {r2, r3, r5, r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ cdp 6, 15, cr15, cr0, cr9, {7} │ │ │ │ @ instruction: 0xf6e9e7bf │ │ │ │ svclt 0x0000ed38 │ │ │ │ @ instruction: 0x0017e5b6 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andeq r0, fp, r4 │ │ │ │ + andeq r0, fp, r0 │ │ │ │ andseq lr, r7, r8, asr r5 │ │ │ │ - andeq lr, sl, ip, lsr #3 │ │ │ │ - andeq lr, sl, lr, lsl r6 │ │ │ │ - andeq lr, sl, r4, ror r1 │ │ │ │ - andeq lr, sl, r0, ror #11 │ │ │ │ + andeq lr, sl, r8, lsr #3 │ │ │ │ + andeq lr, sl, sl, lsl r6 │ │ │ │ + andeq lr, sl, r0, ror r1 │ │ │ │ + ldrdeq lr, [sl], -ip │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0018f8cc │ │ │ │ @ instruction: 0x46924cb9 │ │ │ │ ldrhtlt r4, [r1], r9 │ │ │ │ sxtab16mi r4, r9, ip, ror #8 │ │ │ │ @@ -284239,22 +284239,22 @@ │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf6e94478 │ │ │ │ @ instruction: 0xf6e9eba2 │ │ │ │ svclt 0x0000ebac │ │ │ │ andseq lr, r7, r0, lsr #9 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r3, sp, r4, lsr #6 │ │ │ │ - andeq pc, sl, r6, lsr #29 │ │ │ │ + andeq pc, sl, r2, lsr #29 │ │ │ │ andseq lr, r7, r6, asr #5 │ │ │ │ - andeq r1, lr, ip, asr #12 │ │ │ │ - andeq pc, sl, sl, lsl #25 │ │ │ │ - andeq pc, sl, r0, lsr #25 │ │ │ │ - andeq r1, lr, r8, lsr r6 │ │ │ │ - andeq pc, sl, r6, ror ip @ │ │ │ │ - @ instruction: 0x000afcb0 │ │ │ │ + andeq r1, lr, r8, asr #12 │ │ │ │ + andeq pc, sl, r6, lsl #25 │ │ │ │ + muleq sl, ip, ip │ │ │ │ + andeq r1, lr, r4, lsr r6 │ │ │ │ + andeq pc, sl, r2, ror ip @ │ │ │ │ + andeq pc, sl, ip, lsr #25 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00a8f8cc │ │ │ │ strmi r4, [r6], -r7, asr #20 │ │ │ │ addlt r4, pc, r7, asr #22 │ │ │ │ @ instruction: 0x4608447a │ │ │ │ @@ -284846,52 +284846,52 @@ │ │ │ │ @ instruction: 0xffaef061 │ │ │ │ @ instruction: 0xf061e643 │ │ │ │ strt pc, [r9], -fp, lsr #31 │ │ │ │ andseq lr, r7, r8, lsr r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq lr, r7, lr, lsr #32 │ │ │ │ andseq r3, r9, r8, ror #4 │ │ │ │ - andeq pc, sl, r2, asr fp @ │ │ │ │ + andeq pc, sl, lr, asr #22 │ │ │ │ @ instruction: 0x0017dfd8 │ │ │ │ - strdeq sp, [sl], -r0 │ │ │ │ - andeq pc, sl, r0, lsl #21 │ │ │ │ - andeq r9, fp, r6, asr #25 │ │ │ │ - andeq sp, sl, r0, asr sl │ │ │ │ - andeq sp, sl, r0, asr #29 │ │ │ │ - andeq pc, sl, r4, asr #16 │ │ │ │ - andeq r1, fp, lr, lsr r2 │ │ │ │ - andeq pc, sl, ip, lsr r7 @ │ │ │ │ + andeq sp, sl, ip, ror #23 │ │ │ │ + andeq pc, sl, ip, ror sl @ │ │ │ │ + andeq r9, fp, r2, asr #25 │ │ │ │ + andeq sp, sl, ip, asr #20 │ │ │ │ + @ instruction: 0x000adebc │ │ │ │ + andeq pc, sl, r0, asr #16 │ │ │ │ + andeq r1, fp, sl, lsr r2 │ │ │ │ + andeq pc, sl, r8, lsr r7 @ │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r3, sl, lr, lsr #12 │ │ │ │ andeq r1, sl, r6, lsl r9 │ │ │ │ - andeq r1, fp, ip, lsr #15 │ │ │ │ - andeq r8, fp, lr, lsl #4 │ │ │ │ + andeq r1, fp, r8, lsr #15 │ │ │ │ + andeq r8, fp, sl, lsl #4 │ │ │ │ andeq pc, r9, r0, lsr #30 │ │ │ │ - andeq pc, sl, sl, ror #11 │ │ │ │ - andeq r3, fp, r6, lsr #16 │ │ │ │ - andeq sp, sl, r6, lsl #12 │ │ │ │ - andeq sp, sl, ip, lsr #17 │ │ │ │ - andeq sp, sl, r6, lsr r1 │ │ │ │ - andeq sp, sl, sl, asr r6 │ │ │ │ - andeq sp, sl, ip, asr #21 │ │ │ │ + andeq pc, sl, r6, ror #11 │ │ │ │ + andeq r3, fp, r2, lsr #16 │ │ │ │ + andeq sp, sl, r2, lsl #12 │ │ │ │ + andeq sp, sl, r8, lsr #17 │ │ │ │ + andeq sp, sl, r2, lsr r1 │ │ │ │ + andeq sp, sl, r6, asr r6 │ │ │ │ + andeq sp, sl, r8, asr #21 │ │ │ │ andeq r0, sl, r8, ror #29 │ │ │ │ - strdeq r9, [sl], -r2 │ │ │ │ - andeq fp, sl, r8, lsl sl │ │ │ │ - andeq sp, sl, ip, ror #11 │ │ │ │ - andeq sp, sl, lr, asr sl │ │ │ │ - andeq pc, sl, r6, lsr #9 │ │ │ │ - andeq r8, fp, r8, lsr #28 │ │ │ │ - andeq sl, sl, ip, lsr r4 │ │ │ │ - ldrdeq r7, [fp], -r4 │ │ │ │ - andeq sp, sl, r8, ror #10 │ │ │ │ - ldrdeq sp, [sl], -sl │ │ │ │ - andeq r7, sl, r0, lsr #10 │ │ │ │ + andeq r9, sl, lr, ror #5 │ │ │ │ + andeq fp, sl, r4, lsl sl │ │ │ │ + andeq sp, sl, r8, ror #11 │ │ │ │ + andeq sp, sl, sl, asr sl │ │ │ │ + andeq pc, sl, r2, lsr #9 │ │ │ │ + andeq r8, fp, r4, lsr #28 │ │ │ │ + andeq sl, sl, r8, lsr r4 │ │ │ │ + ldrdeq r7, [fp], -r0 │ │ │ │ + andeq sp, sl, r4, ror #10 │ │ │ │ + ldrdeq sp, [sl], -r6 │ │ │ │ + andeq r7, sl, ip, lsl r5 │ │ │ │ andeq r0, r0, r4, ror #20 │ │ │ │ - andeq pc, sl, r2, lsl #7 │ │ │ │ - @ instruction: 0x000b63b2 │ │ │ │ + andeq pc, sl, lr, ror r3 @ │ │ │ │ + andeq r6, fp, lr, lsr #7 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0098f8cc │ │ │ │ bmi ffabe170 <__bss_end__@@Base+0xff7b89bc> │ │ │ │ addslt r4, r1, r6, ror #23 │ │ │ │ @ instruction: 0x4606447a │ │ │ │ @@ -285123,22 +285123,22 @@ │ │ │ │ ldrbtmi r0, [r9], #-56 @ 0xffffffc8 │ │ │ │ stc2 0, cr15, [lr, #-572] @ 0xfffffdc4 │ │ │ │ strb r2, [r4], -r6, lsl #6 │ │ │ │ andseq sp, r7, r8, lsl #15 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq sp, r7, r6, ror #14 │ │ │ │ andeq pc, r9, r4, asr r7 @ │ │ │ │ - andeq pc, sl, r6, ror #1 │ │ │ │ - andeq r0, lr, sl, lsl #20 │ │ │ │ - andeq pc, sl, r8, asr #32 │ │ │ │ - andeq pc, sl, ip, lsl r1 @ │ │ │ │ + andeq pc, sl, r2, ror #1 │ │ │ │ + andeq r0, lr, r6, lsl #20 │ │ │ │ + andeq pc, sl, r4, asr #32 │ │ │ │ + andeq pc, sl, r8, lsl r1 @ │ │ │ │ andeq pc, r9, r8, asr #12 │ │ │ │ ldrdeq lr, [r9], -r0 │ │ │ │ andseq r2, r9, r0, lsl #13 │ │ │ │ - muleq sl, r2, lr │ │ │ │ + andeq lr, sl, lr, lsl #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec83ee4 <__bss_end__@@Base+0xfe97e730> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmdbmi r8, {r5, r8, r9, sl, fp} │ │ │ │ blmi 758fc4 <__bss_end__@@Base+0x453810> │ │ │ │ ldrbtmi r2, [r9], #-515 @ 0xfffffdfd │ │ │ │ ldcmi 12, cr4, [r8, #-92] @ 0xffffffa4 │ │ │ │ @@ -285161,19 +285161,19 @@ │ │ │ │ ldrbtmi r4, [r8], #-1579 @ 0xfffff9d5 │ │ │ │ ldrbtmi r4, [r9], #-1570 @ 0xfffff9de │ │ │ │ @ instruction: 0xf08f3054 │ │ │ │ @ instruction: 0xe7e3fcbf │ │ │ │ ldcl 6, cr15, [r4], #-928 @ 0xfffffc60 │ │ │ │ andseq sp, r7, lr, lsr #7 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andeq lr, sl, r8, lsr pc │ │ │ │ + andeq lr, sl, r4, lsr pc │ │ │ │ @ instruction: 0x001d22f0 │ │ │ │ andseq sp, r7, ip, lsl #7 │ │ │ │ andseq r2, r9, r2, ror #11 │ │ │ │ - muleq sl, sl, pc @ │ │ │ │ + muleq sl, r6, pc @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fec83f70 <__bss_end__@@Base+0xfe97e7bc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdami r3, {r3, r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ @ instruction: 0xf6e84478 │ │ │ │ andcs lr, r0, ip, lsr #25 │ │ │ │ svclt 0x0000bd08 │ │ │ │ @@ -285236,19 +285236,19 @@ │ │ │ │ rsbseq pc, r0, r3, lsl #2 │ │ │ │ stc2 0, cr15, [ip], #-572 @ 0xfffffdc4 │ │ │ │ @ instruction: 0xf6e8e7aa │ │ │ │ svclt 0x0000ebe2 │ │ │ │ @ instruction: 0x0017d2f0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq sp, r7, r8, asr #5 │ │ │ │ - andeq lr, sl, r4, lsl #30 │ │ │ │ + andeq lr, sl, r0, lsl #30 │ │ │ │ andeq r0, sl, r6, asr #31 │ │ │ │ - andeq lr, sl, r2, ror #29 │ │ │ │ + ldrdeq lr, [sl], -lr @ │ │ │ │ @ instruction: 0x001924be │ │ │ │ - ldrdeq lr, [sl], -r2 │ │ │ │ + andeq lr, sl, lr, asr #25 │ │ │ │ @ instruction: 0x4770201f │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec840a0 <__bss_end__@@Base+0xfe97e8ec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldrmi r0, [r5], -r8, ror #31 │ │ │ │ @ instruction: 0x460e6812 │ │ │ │ bcs 1be72c │ │ │ │ @@ -285315,17 +285315,17 @@ │ │ │ │ ldcllt 0, cr6, [r8, #76]! @ 0x4c │ │ │ │ ldmdbvs r8, {r0, r1, r5, r7, r9, fp, sp, lr} │ │ │ │ @ instruction: 0xf862f042 │ │ │ │ addsle r2, sp, r4, lsl #16 │ │ │ │ ldr r6, [pc, sl, lsr #16] │ │ │ │ sbcle r2, sl, r4, lsl #22 │ │ │ │ svclt 0x0000e78e │ │ │ │ - andeq lr, sl, r2, lsl #28 │ │ │ │ - andeq ip, sl, r0, ror #26 │ │ │ │ - andeq r9, fp, ip, lsr r8 │ │ │ │ + strdeq lr, [sl], -lr @ │ │ │ │ + andeq ip, sl, ip, asr sp │ │ │ │ + andeq r9, fp, r8, lsr r8 │ │ │ │ strdeq r4, [sl], -sl │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b8f8cc │ │ │ │ addlt r4, r9, r7, asr sp │ │ │ │ ldrbtmi r4, [sp], #-3159 @ 0xfffff3a9 │ │ │ │ @@ -285414,17 +285414,17 @@ │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf6e84478 │ │ │ │ @ instruction: 0xf6e8ea74 │ │ │ │ svclt 0x0000ea7e │ │ │ │ ldrheq sp, [r7], -lr │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x0017cff2 │ │ │ │ - andeq r0, lr, r8, lsr #9 │ │ │ │ - andeq lr, sl, r6, ror #23 │ │ │ │ - andeq sl, sl, r4, asr #11 │ │ │ │ + andeq r0, lr, r4, lsr #9 │ │ │ │ + andeq lr, sl, r2, ror #23 │ │ │ │ + andeq sl, sl, r0, asr #11 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec8435c <__bss_end__@@Base+0xfe97eba8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldrdlt r0, [r8], r0 @ │ │ │ │ movwcs r4, #2617 @ 0xa39 │ │ │ │ ldrbtmi r4, [sl], #-3641 @ 0xfffff1c7 │ │ │ │ movwcc lr, #18893 @ 0x49cd │ │ │ │ @@ -285485,21 +285485,21 @@ │ │ │ │ svclt 0x0000e9f6 │ │ │ │ andseq ip, r7, r6, lsr pc │ │ │ │ andseq ip, r7, r0, lsr pc │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq ip, r7, r6, lsl #30 │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ strdeq r0, [sl], -r0 @ │ │ │ │ - muleq fp, lr, r5 │ │ │ │ - andeq lr, sl, ip, lsl #22 │ │ │ │ + muleq fp, sl, r5 │ │ │ │ + andeq lr, sl, r8, lsl #22 │ │ │ │ andseq r2, r9, sl, lsl #3 │ │ │ │ andseq r2, r9, lr, ror r1 │ │ │ │ - andeq lr, sl, ip, lsr #22 │ │ │ │ + andeq lr, sl, r8, lsr #22 │ │ │ │ andseq r2, r9, lr, ror #2 │ │ │ │ - andeq lr, sl, r4, lsr fp │ │ │ │ + andeq lr, sl, r0, lsr fp │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ ldmdbmi r6, {r2, r3, r9, sl, lr}^ │ │ │ │ blmi 16b7e98 <__bss_end__@@Base+0x13b26e4> │ │ │ │ addlt r4, r6, r9, ror r4 │ │ │ │ @@ -286362,24 +286362,24 @@ │ │ │ │ stcllt 0, cr15, [ip], #-116 @ 0xffffff8c │ │ │ │ andvs pc, r0, r0, lsr #11 │ │ │ │ ldmle fp, {r0, fp, sp}^ │ │ │ │ ldrbtmi r4, [r8], #-2059 @ 0xfffff7f5 │ │ │ │ stcllt 0, cr15, [r4], #-116 @ 0xffffff8c │ │ │ │ ldrbtmi r4, [r8], #-2058 @ 0xfffff7f6 │ │ │ │ stcllt 0, cr15, [r0], #-116 @ 0xffffff8c │ │ │ │ - andeq sp, sl, r2, lsr lr │ │ │ │ - andeq sp, sl, r6, lsl lr │ │ │ │ - andeq sp, sl, r2, lsl #28 │ │ │ │ - andeq sp, sl, lr, ror #27 │ │ │ │ - ldrdeq sp, [sl], -sl │ │ │ │ - andeq sp, sl, sl, asr #27 │ │ │ │ - @ instruction: 0x000addb6 │ │ │ │ - andeq sp, sl, r2, lsr #27 │ │ │ │ - strdeq sp, [sl], -sl │ │ │ │ - andeq sp, sl, r2, ror #27 │ │ │ │ + andeq sp, sl, lr, lsr #28 │ │ │ │ + andeq sp, sl, r2, lsl lr │ │ │ │ + strdeq sp, [sl], -lr │ │ │ │ + andeq sp, sl, sl, ror #27 │ │ │ │ + ldrdeq sp, [sl], -r6 │ │ │ │ + andeq sp, sl, r6, asr #27 │ │ │ │ + @ instruction: 0x000addb2 │ │ │ │ + muleq sl, lr, sp │ │ │ │ + strdeq sp, [sl], -r6 │ │ │ │ + ldrdeq sp, [sl], -lr │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec85248 <__bss_end__@@Base+0xfe97fa94> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46160fd0 │ │ │ │ @ instruction: 0x461d4a34 │ │ │ │ ldrbtmi r4, [sl], #-2868 @ 0xfffff4cc │ │ │ │ ldmpl r3, {r3, r7, ip, sp, pc}^ │ │ │ │ @@ -286432,17 +286432,17 @@ │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf6e74478 │ │ │ │ @ instruction: 0xf6e7ea80 │ │ │ │ svclt 0x0000ea8a │ │ │ │ andseq ip, r7, sl, asr #32 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x0017bfd6 │ │ │ │ - andeq pc, sp, r0, ror #9 │ │ │ │ - strdeq sp, [sl], -sl │ │ │ │ - andeq sp, sl, ip, lsl #26 │ │ │ │ + ldrdeq pc, [sp], -ip │ │ │ │ + strdeq sp, [sl], -r6 │ │ │ │ + andeq sp, sl, r8, lsl #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ bl fec85344 <__bss_end__@@Base+0xfe97fb90> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strdlt r0, [r3], r0 @ │ │ │ │ movwls r2, #769 @ 0x301 │ │ │ │ @ instruction: 0xf954f7ff │ │ │ │ @ instruction: 0xf85db003 │ │ │ │ @@ -286456,17 +286456,17 @@ │ │ │ │ stclt 3, cr6, [r8, #-288] @ 0xfffffee0 │ │ │ │ @ instruction: 0xf44f4b05 │ │ │ │ stmdbmi r5, {r3, r4, r5, r6, r9, ip, sp, lr} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf6e74478 │ │ │ │ svclt 0x0000ea48 │ │ │ │ - andeq pc, sp, r2, ror r4 @ │ │ │ │ - andeq sp, sl, ip, lsl #25 │ │ │ │ - andeq sp, sl, r8, lsr #25 │ │ │ │ + andeq pc, sp, lr, ror #8 │ │ │ │ + andeq sp, sl, r8, lsl #25 │ │ │ │ + andeq sp, sl, r4, lsr #25 │ │ │ │ ldrbmi r6, [r0, -r0, lsl #20]! │ │ │ │ stmdavs r0, {r3, r4, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf7e8b108 │ │ │ │ @ instruction: 0x4770bd39 │ │ │ │ stmdavs r0, {r3, r4, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf7e8b108 │ │ │ │ ldrbmi fp, [r0, -r5, asr #27]! │ │ │ │ @@ -286501,16 +286501,16 @@ │ │ │ │ ldmdavs ip, {r0, r1, r3, r4, r9, fp, sp, lr} │ │ │ │ ldc2 7, cr15, [r0], #-476 @ 0xfffffe24 │ │ │ │ ldrtmi r4, [r0], -r1, lsl #12 │ │ │ │ andcs r4, r0, r0, lsr #15 │ │ │ │ svclt 0x0000bdf8 │ │ │ │ @ instruction: 0x0017bed2 │ │ │ │ andseq r1, r9, lr, asr #4 │ │ │ │ - andeq sp, sl, ip, ror #24 │ │ │ │ - andeq sp, sl, r6, ror #24 │ │ │ │ + andeq sp, sl, r8, ror #24 │ │ │ │ + andeq sp, sl, r2, ror #24 │ │ │ │ andseq r1, r9, r0, lsr #4 │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec8545c <__bss_end__@@Base+0xfe97fca8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ cdpmi 15, 2, cr0, cr3, cr8, {7} │ │ │ │ stmdavs fp, {r0, r1, r2, r9, sl, lr} │ │ │ │ @@ -286546,17 +286546,17 @@ │ │ │ │ bvs 80834c <__bss_end__@@Base+0x502b98> │ │ │ │ @ instruction: 0xf777681c │ │ │ │ @ instruction: 0x4601fbd5 │ │ │ │ strmi r4, [r0, r8, lsr #12]! │ │ │ │ svclt 0x0000e7c2 │ │ │ │ andseq fp, r7, r6, lsr lr │ │ │ │ @ instruction: 0x001911b2 │ │ │ │ - ldrdeq sp, [sl], -r0 │ │ │ │ + andeq sp, sl, ip, asr #23 │ │ │ │ andseq r1, r9, r6, lsl #3 │ │ │ │ - @ instruction: 0x000adbbc │ │ │ │ + @ instruction: 0x000adbb8 │ │ │ │ andseq r0, sp, r8, asr #26 │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ addlt r4, r5, r3, asr ip │ │ │ │ @@ -286644,15 +286644,15 @@ │ │ │ │ strcs lr, [r2], #-2718 @ 0xfffff562 │ │ │ │ svclt 0x0000e776 │ │ │ │ andseq fp, r7, ip, ror sp │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq fp, r7, r8, ror sp │ │ │ │ @ instruction: 0x001d0cd0 │ │ │ │ andseq fp, r7, r4, asr #26 │ │ │ │ - andeq sp, sl, r8, ror #20 │ │ │ │ + andeq sp, sl, r4, ror #20 │ │ │ │ andeq r0, r0, r8, ror #12 │ │ │ │ ldrbtmi r4, [sl], #-2579 @ 0xfffff5ed │ │ │ │ movwlt r6, #14355 @ 0x3813 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec85698 <__bss_end__@@Base+0xfe97fee4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmvs r2, {r3, r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ @@ -286852,18 +286852,18 @@ │ │ │ │ ldm ip!, {r0, r1, r2, r5, r6, r7, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf6e6e787 │ │ │ │ strcs lr, [r2], -r4, asr #30 │ │ │ │ strcs lr, [r2], -r7, asr #14 │ │ │ │ svclt 0x0000e7ca │ │ │ │ andseq fp, r7, r8, ror sl │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andeq sp, sl, lr, ror #16 │ │ │ │ + andeq sp, sl, sl, ror #16 │ │ │ │ andseq fp, r7, sl, asr sl │ │ │ │ - andeq r4, fp, sl, lsl #13 │ │ │ │ - strdeq sp, [sl], -ip │ │ │ │ + andeq r4, fp, r6, lsl #13 │ │ │ │ + strdeq sp, [sl], -r8 │ │ │ │ @ instruction: 0x001d08b0 │ │ │ │ @ instruction: 0xfffffaed │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec859e0 <__bss_end__@@Base+0xfe98022c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r5], {232} @ 0xe8 │ │ │ │ stmdavs r2!, {r2, r3, r4, r5, r6, sl, lr} │ │ │ │ @@ -286984,17 +286984,17 @@ │ │ │ │ ldrb r6, [r1, r5, lsr #17]! │ │ │ │ ldrb r2, [r3, r0]! │ │ │ │ sbccs r4, sp, #4, 22 @ 0x1000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf6e64478 │ │ │ │ svclt 0x0000ee28 │ │ │ │ - muleq sp, r0, ip │ │ │ │ - andeq sp, sl, r6, ror #10 │ │ │ │ - andeq sp, sl, r8, ror r5 │ │ │ │ + andeq lr, sp, ip, lsl #25 │ │ │ │ + andeq sp, sl, r2, ror #10 │ │ │ │ + andeq sp, sl, r4, ror r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec85be4 <__bss_end__@@Base+0xfe980430> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x211c0ff8 │ │ │ │ andcs r4, r1, r4, lsl #12 │ │ │ │ mrrc 6, 14, pc, sl, cr7 @ │ │ │ │ ldc 1, cr11, [pc, #288] @ 12eb18 │ │ │ │ @@ -287159,16 +287159,16 @@ │ │ │ │ ldclt 6, cr4, [r8, #-128]! @ 0xffffff80 │ │ │ │ vqdmulh.s d20, d0, d5 │ │ │ │ stmdbmi r5, {r0, r2, r3, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf6e64478 │ │ │ │ svclt 0x0000ecc8 │ │ │ │ - ldrdeq lr, [sp], -r2 │ │ │ │ - andeq sp, sl, r8, lsr #5 │ │ │ │ + andeq lr, sp, lr, asr #19 │ │ │ │ + andeq sp, sl, r4, lsr #5 │ │ │ │ andeq r2, sl, r0, lsr r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec85ea4 <__bss_end__@@Base+0xfe9806f0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcvc 15, cr0, [r3, #-992] @ 0xfffffc20 │ │ │ │ stmdblt fp, {r2, r9, sl, lr}^ │ │ │ │ strtmi r2, [r0], -r0, lsl #6 │ │ │ │ @@ -287272,16 +287272,16 @@ │ │ │ │ udf #32023 @ 0x7d17 │ │ │ │ vqdmulh.s d20, d0, d5 │ │ │ │ stmdbmi r5, {r1, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33284479 │ │ │ │ @ instruction: 0xf6e64478 │ │ │ │ svclt 0x0000ebe6 │ │ │ │ - andeq lr, sp, lr, lsl #16 │ │ │ │ - andeq sp, sl, r4, ror #1 │ │ │ │ + andeq lr, sp, sl, lsl #16 │ │ │ │ + andeq sp, sl, r0, ror #1 │ │ │ │ andeq r2, sl, ip, ror #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec86068 <__bss_end__@@Base+0xfe9808b4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ @ instruction: 0xf7ff4615 │ │ │ │ strtmi pc, [r9], -fp, ror #25 │ │ │ │ @@ -287307,16 +287307,16 @@ │ │ │ │ andcs fp, r0, r8, lsr sp │ │ │ │ blmi 29e3ac │ │ │ │ eorscs pc, sl, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-832 @ 0xfffffcc0 │ │ │ │ bl fe8eca78 <__bss_end__@@Base+0xfe5e72c4> │ │ │ │ - andeq lr, sp, r0, lsl #15 │ │ │ │ - andeq sp, sl, r6, asr r0 │ │ │ │ + andeq lr, sp, ip, ror r7 │ │ │ │ + andeq sp, sl, r2, asr r0 │ │ │ │ ldrdeq r2, [sl], -lr │ │ │ │ ldrbmi r7, [r0, -r0, lsl #26]! │ │ │ │ stmdacc r0, {r7, r8, fp, sp, lr} │ │ │ │ andcs fp, r1, r8, lsl pc │ │ │ │ svclt 0x00004770 │ │ │ │ @ instruction: 0xf1a06980 │ │ │ │ blx fed2ef08 <__bss_end__@@Base+0xfea29754> │ │ │ │ @@ -287369,16 +287369,16 @@ │ │ │ │ blx ff96b13a <__bss_end__@@Base+0xff665986> │ │ │ │ blmi 2a8f9c │ │ │ │ stmdbmi r5, {r3, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl a6cb6c <__bss_end__@@Base+0x7673b8> │ │ │ │ mulseq sp, r0, r0 │ │ │ │ - andeq lr, sp, r2, ror #13 │ │ │ │ - andeq ip, sl, ip, lsl #31 │ │ │ │ + ldrdeq lr, [sp], -lr @ │ │ │ │ + andeq ip, sl, r8, lsl #31 │ │ │ │ andeq r0, sl, sl, asr #18 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec861ec <__bss_end__@@Base+0xfe980a38> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 472f94 <__bss_end__@@Base+0x16d7e0> │ │ │ │ bmi 480814 <__bss_end__@@Base+0x17b060> │ │ │ │ ldrbtmi r4, [fp], #-1550 @ 0xfffff9f2 │ │ │ │ @@ -287734,19 +287734,19 @@ │ │ │ │ svclt 0x0000e7ea │ │ │ │ andseq sl, r7, r0, lsr sp │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq sl, r7, r2, lsr #26 │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ andseq sl, r7, lr, lsr ip │ │ │ │ andseq pc, r8, lr, ror pc @ │ │ │ │ - andeq ip, sl, r8, ror #20 │ │ │ │ - andeq lr, sp, lr, ror #2 │ │ │ │ - andeq ip, sl, r4, lsl sl │ │ │ │ - andeq ip, sl, r6, lsr #20 │ │ │ │ - andeq r2, sl, r4, lsr r8 │ │ │ │ + andeq ip, sl, r4, ror #20 │ │ │ │ + andeq lr, sp, sl, ror #2 │ │ │ │ + andeq ip, sl, r0, lsl sl │ │ │ │ + andeq ip, sl, r2, lsr #20 │ │ │ │ + andeq r2, sl, r0, lsr r8 │ │ │ │ andseq pc, r8, r2, asr pc @ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0068f8cc │ │ │ │ strmi pc, [r8, #2271] @ 0x8df │ │ │ │ @ instruction: 0xf8df4681 │ │ │ │ @@ -288106,24 +288106,24 @@ │ │ │ │ andseq sl, r7, r0, ror #21 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x0017aad2 │ │ │ │ andeq r0, r0, r5, lsr r5 │ │ │ │ andeq r0, r0, r9, lsr #10 │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ andseq pc, r8, sl, lsl sl @ │ │ │ │ - andeq ip, sl, r4, lsl #10 │ │ │ │ + andeq ip, sl, r0, lsl #10 │ │ │ │ andseq sl, r7, lr, ror #11 │ │ │ │ - @ instruction: 0x000ddbbe │ │ │ │ - andeq ip, sl, r4, ror #8 │ │ │ │ - andeq ip, sl, r8, lsr #9 │ │ │ │ - andeq sp, sp, r4, lsr #23 │ │ │ │ - andeq ip, sl, sl, asr #8 │ │ │ │ - ldrdeq ip, [sl], -lr │ │ │ │ + @ instruction: 0x000ddbba │ │ │ │ + andeq ip, sl, r0, ror #8 │ │ │ │ + andeq ip, sl, r4, lsr #9 │ │ │ │ + andeq sp, sp, r0, lsr #23 │ │ │ │ + andeq ip, sl, r6, asr #8 │ │ │ │ + ldrdeq ip, [sl], -sl │ │ │ │ andseq pc, r8, r8, lsl #19 │ │ │ │ - andeq ip, sl, r2, lsr #9 │ │ │ │ + muleq sl, lr, r4 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec86d8c <__bss_end__@@Base+0xfe9815d8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 1633a74 <__bss_end__@@Base+0x132e2c0> │ │ │ │ blmi 165bdcc <__bss_end__@@Base+0x1356618> │ │ │ │ ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ stccs 8, cr6, [r1, #-308] @ 0xfffffecc │ │ │ │ @@ -288466,17 +288466,17 @@ │ │ │ │ stmdbmi r8, {r0, r1, r2, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1144 @ 0xfffffb88 │ │ │ │ @ instruction: 0xf08c3070 │ │ │ │ strb pc, [r6, fp, ror #21]! @ │ │ │ │ andseq sl, r7, sl, lsr #5 │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ andseq pc, r8, r8, lsl #8 │ │ │ │ - strdeq fp, [sl], -r2 │ │ │ │ + andeq fp, sl, lr, ror #29 │ │ │ │ @ instruction: 0x0018f3d8 │ │ │ │ - andeq fp, sl, r2, asr #29 │ │ │ │ + @ instruction: 0x000abebe │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c0f8cc │ │ │ │ @ instruction: 0xf1b3b087 │ │ │ │ svclt 0x00180c00 │ │ │ │ stceq 0, cr15, [r1], {79} @ 0x4f │ │ │ │ @@ -288565,17 +288565,17 @@ │ │ │ │ @ instruction: 0xf08c30c4 │ │ │ │ ldr pc, [r9, r9, lsr #20] │ │ │ │ stmdbmi r6, {r0, r2, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1144 @ 0xfffffb88 │ │ │ │ @ instruction: 0xf08c30a8 │ │ │ │ ldr pc, [r1, r1, lsr #20] │ │ │ │ andseq pc, r8, r4, asr r2 @ │ │ │ │ - andeq fp, sl, lr, lsr sp │ │ │ │ + andeq fp, sl, sl, lsr sp │ │ │ │ andseq pc, r8, r4, asr #4 │ │ │ │ - andeq fp, sl, lr, lsr #26 │ │ │ │ + andeq fp, sl, sl, lsr #26 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00a8f8cc │ │ │ │ strmi r4, [r4], -sl, asr #26 │ │ │ │ ldrmi r4, [r1], sl, asr #16 │ │ │ │ addlt r4, sp, sp, ror r4 │ │ │ │ @@ -289158,24 +289158,24 @@ │ │ │ │ @ instruction: 0xe7cdeef8 │ │ │ │ @ instruction: 0x001797f0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x001797dc │ │ │ │ andeq r0, r0, r8, asr sp │ │ │ │ mulseq r7, sl, r5 │ │ │ │ andseq lr, r8, r6, ror r9 │ │ │ │ - andeq fp, sl, r8, lsl r5 │ │ │ │ - andeq ip, sp, r6, ror #22 │ │ │ │ - andeq fp, sl, ip, lsl #8 │ │ │ │ - @ instruction: 0x000ab4bc │ │ │ │ + andeq fp, sl, r4, lsl r5 │ │ │ │ + andeq ip, sp, r2, ror #22 │ │ │ │ + andeq fp, sl, r8, lsl #8 │ │ │ │ + @ instruction: 0x000ab4b8 │ │ │ │ andseq lr, r8, sl, asr #18 │ │ │ │ - andeq r1, sl, r8, lsr #4 │ │ │ │ + andeq r1, sl, r4, lsr #4 │ │ │ │ andseq lr, r8, r2, lsr r9 │ │ │ │ - andeq r1, sl, r0, lsl r2 │ │ │ │ + andeq r1, sl, ip, lsl #4 │ │ │ │ andseq lr, r8, r2, lsr #18 │ │ │ │ - andeq r1, sl, r0, lsl #4 │ │ │ │ + strdeq r1, [sl], -ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec87dfc <__bss_end__@@Base+0xfe982648> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff8 │ │ │ │ smlabblt r8, r0, r8, r6 │ │ │ │ ldc2 7, cr15, [lr], #1008 @ 0x3f0 │ │ │ │ smlattlt r8, r0, r8, r6 │ │ │ │ @@ -289248,15 +289248,15 @@ │ │ │ │ @ instruction: 0x4628fcd5 │ │ │ │ @ instruction: 0xf6e4e7e1 │ │ │ │ svclt 0x0000ec8a │ │ │ │ andseq r9, r7, ip, lsr r4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x001793ba │ │ │ │ andseq lr, r8, lr, lsr #15 │ │ │ │ - muleq sl, r4, r2 │ │ │ │ + muleq sl, r0, r2 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec87f40 <__bss_end__@@Base+0xfe98278c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldrmi r0, [r7], -r0, lsr #31 │ │ │ │ blmi d43608 <__bss_end__@@Base+0xa3de54> │ │ │ │ ldrbtmi fp, [sl], #-147 @ 0xffffff6d │ │ │ │ ldmpl r3, {r0, r2, r8, fp, sp, lr}^ │ │ │ │ @@ -289323,15 +289323,15 @@ │ │ │ │ stmdami r5, {r4, r8, sl, fp, ip, sp, pc} │ │ │ │ ldrbtmi r4, [r8], #-2309 @ 0xfffff6fb │ │ │ │ @ instruction: 0xf5004479 │ │ │ │ @ instruction: 0xf08b70b6 │ │ │ │ @ instruction: 0xf04ffc37 │ │ │ │ ldclt 0, cr3, [r0, #-1020] @ 0xfffffc04 │ │ │ │ andseq lr, r8, r2, ror r6 │ │ │ │ - andeq fp, sl, ip, lsr #4 │ │ │ │ + andeq fp, sl, r8, lsr #4 │ │ │ │ @ instruction: 0xf8d0b111 │ │ │ │ andvs r3, fp, r0, lsl #1 │ │ │ │ ldrbmi r6, [r0, -r0, lsl #31]! │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec88078 <__bss_end__@@Base+0xfe9828c4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ mcrne 15, 0, r0, cr10, cr8, {7} │ │ │ │ @@ -290988,38 +290988,38 @@ │ │ │ │ ldrmi r9, [sp], #-2826 @ 0xfffff4f6 │ │ │ │ strbt r4, [r4], #1583 @ 0x62f │ │ │ │ andseq r8, r7, r8, ror #6 │ │ │ │ andseq r8, r7, r2, ror #6 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r8, r7, sl, asr #2 │ │ │ │ andseq r8, r7, r8, asr #1 │ │ │ │ - andeq r4, fp, lr, ror r7 │ │ │ │ - andeq r7, sl, r8, lsr ip │ │ │ │ - andeq r7, sl, lr, ror #23 │ │ │ │ - andeq r7, sl, r8, lsr #23 │ │ │ │ - andeq r7, sl, sl, lsl fp │ │ │ │ - andeq r7, sl, ip, lsr #21 │ │ │ │ - andeq r9, sl, r8, lsr #28 │ │ │ │ - strdeq r9, [sl], -r4 │ │ │ │ - andeq r9, sl, r4, asr #27 │ │ │ │ - andeq r7, sl, r8, ror #18 │ │ │ │ - andeq r9, sl, r4, lsr #26 │ │ │ │ - andeq r9, sl, r2, ror #25 │ │ │ │ - andeq r7, sl, r4, asr #16 │ │ │ │ - @ instruction: 0x000a77bc │ │ │ │ + andeq r4, fp, sl, ror r7 │ │ │ │ + andeq r7, sl, r4, lsr ip │ │ │ │ + andeq r7, sl, sl, ror #23 │ │ │ │ + andeq r7, sl, r4, lsr #23 │ │ │ │ + andeq r7, sl, r6, lsl fp │ │ │ │ + andeq r7, sl, r8, lsr #21 │ │ │ │ + andeq r9, sl, r4, lsr #28 │ │ │ │ + strdeq r9, [sl], -r0 │ │ │ │ + andeq r9, sl, r0, asr #27 │ │ │ │ + andeq r7, sl, r4, ror #18 │ │ │ │ + andeq r9, sl, r0, lsr #26 │ │ │ │ + ldrdeq r9, [sl], -lr │ │ │ │ + andeq r7, sl, r0, asr #16 │ │ │ │ + @ instruction: 0x000a77b8 │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ - andeq r7, sl, r0, lsr r6 │ │ │ │ - andeq r7, sl, r2, ror #11 │ │ │ │ - muleq sl, lr, r9 │ │ │ │ - andeq r9, sl, r0, ror #18 │ │ │ │ - andeq r7, sl, r0, asr #10 │ │ │ │ - andeq r9, sl, r6, lsl #18 │ │ │ │ - andeq r9, sl, sl, asr #17 │ │ │ │ - andeq r7, sl, r2, lsr #9 │ │ │ │ - andeq r7, sl, r6, ror #8 │ │ │ │ + andeq r7, sl, ip, lsr #12 │ │ │ │ + ldrdeq r7, [sl], -lr │ │ │ │ + muleq sl, sl, r9 │ │ │ │ + andeq r9, sl, ip, asr r9 │ │ │ │ + andeq r7, sl, ip, lsr r5 │ │ │ │ + andeq r9, sl, r2, lsl #18 │ │ │ │ + andeq r9, sl, r6, asr #17 │ │ │ │ + muleq sl, lr, r4 │ │ │ │ + andeq r7, sl, r2, ror #8 │ │ │ │ strtmi r2, [r9], -ip │ │ │ │ vqdmulh.s d15, d2, d0 │ │ │ │ ldrdeq pc, [r0], #132 @ 0x84 │ │ │ │ stmpl r7, {r0, r2, r7, fp, ip} │ │ │ │ stmdavs r8!, {r2, r3, r9, fp, sp, pc}^ │ │ │ │ movwcc lr, #2509 @ 0x9cd │ │ │ │ strmi r4, [r7], #-2858 @ 0xfffff4d6 │ │ │ │ @@ -291061,18 +291061,18 @@ │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ @ instruction: 0xf7ffaeac │ │ │ │ @ instruction: 0x9c06bb2b │ │ │ │ ldr r2, [r5, -r0, lsl #14]! │ │ │ │ cdp 6, 5, cr15, cr10, cr2, {7} │ │ │ │ @ instruction: 0xf7ff4607 │ │ │ │ svclt 0x0000bac1 │ │ │ │ - @ instruction: 0x000a73ba │ │ │ │ - muleq sl, r2, r3 │ │ │ │ - andeq r3, fp, r6, ror lr │ │ │ │ - andeq r7, sl, sl, lsr r3 │ │ │ │ + @ instruction: 0x000a73b6 │ │ │ │ + andeq r7, sl, lr, lsl #7 │ │ │ │ + andeq r3, fp, r2, ror lr │ │ │ │ + andeq r7, sl, r6, lsr r3 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b8f8cc │ │ │ │ @ instruction: 0xf8df4616 │ │ │ │ ldrmi r2, [r8], r8, asr #10 │ │ │ │ strbcc pc, [r4, #-2271] @ 0xfffff721 @ │ │ │ │ @@ -291411,22 +291411,22 @@ │ │ │ │ stmdami sp, {r2, r3, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-840 @ 0xfffffcb8 │ │ │ │ bl fe670a7c <__bss_end__@@Base+0xfe36b2c8> │ │ │ │ andseq r7, r7, ip, ror #13 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x001774fe │ │ │ │ - andeq r9, sl, ip, asr r4 │ │ │ │ - strdeq r9, [sl], -sl │ │ │ │ - strdeq sl, [sp], -r6 │ │ │ │ - muleq sl, ip, r0 │ │ │ │ - @ instruction: 0x000a91b8 │ │ │ │ - andeq sl, sp, r0, ror #15 │ │ │ │ - andeq r9, sl, r6, lsl #1 │ │ │ │ - andeq r9, sl, r2, lsr #3 │ │ │ │ + andeq r9, sl, r8, asr r4 │ │ │ │ + strdeq r9, [sl], -r6 │ │ │ │ + strdeq sl, [sp], -r2 │ │ │ │ + muleq sl, r8, r0 │ │ │ │ + @ instruction: 0x000a91b4 │ │ │ │ + ldrdeq sl, [sp], -ip │ │ │ │ + andeq r9, sl, r2, lsl #1 │ │ │ │ + muleq sl, lr, r1 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ blhi 26e3e0 │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b0f8cc │ │ │ │ cdp 0, 0, cr11, cr8, cr10, {4} │ │ │ │ bmi f7d97c <__bss_end__@@Base+0xc781c8> │ │ │ │ @@ -291509,17 +291509,17 @@ │ │ │ │ subscs r4, sp, #6144 @ 0x1800 │ │ │ │ stmdami r7, {r1, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf6e24478 │ │ │ │ svclt 0x0000ead0 │ │ │ │ andseq r7, r7, sl, asr r0 │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ - andeq sl, sp, r0, lsr r7 │ │ │ │ - andeq r9, sl, lr, asr #32 │ │ │ │ - andeq r9, sl, r0, rrx │ │ │ │ + andeq sl, sp, ip, lsr #14 │ │ │ │ + andeq r9, sl, sl, asr #32 │ │ │ │ + andeq r9, sl, ip, asr r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fec8a29c <__bss_end__@@Base+0xfe984ae8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcvs 15, cr0, [r2, #992] @ 0x3e0 │ │ │ │ ldrsbtcc pc, [r0], #128 @ 0x80 @ │ │ │ │ blcs 15f5d4 │ │ │ │ strmi fp, [r3], -r8, lsl #30 │ │ │ │ @@ -291528,17 +291528,17 @@ │ │ │ │ blt fe870e80 <__bss_end__@@Base+0xfe56b6cc> │ │ │ │ blmi 2a24e0 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf6e24478 │ │ │ │ svclt 0x0000eaa6 │ │ │ │ - ldrdeq sl, [sp], -lr │ │ │ │ - strdeq r8, [sl], -ip │ │ │ │ - andeq r9, sl, ip, lsl r0 │ │ │ │ + ldrdeq sl, [sp], -sl @ │ │ │ │ + strdeq r8, [sl], -r8 @ │ │ │ │ + andeq r9, sl, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0xb12b6903 │ │ │ │ ldmvs fp, {r2, r8, fp, lr}^ │ │ │ │ stmiavs r9, {r0, r3, r4, r5, r6, sl, lr}^ │ │ │ │ sbcvs r4, r3, fp, lsl #8 │ │ │ │ andsvc r2, r0, r0 │ │ │ │ svclt 0x00004770 │ │ │ │ @@ -291917,24 +291917,24 @@ │ │ │ │ vqdmulh.s d20, d0, d13 │ │ │ │ stmdbmi sp, {r1, r3, r4, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2061 @ 0xfffff7f3 │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ svc 0x009ef6e1 │ │ │ │ andseq r6, r7, r8, ror #22 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andeq sl, sp, r2, ror #2 │ │ │ │ - andeq r8, sl, r0, lsl #21 │ │ │ │ - andeq r8, sl, r2, lsr #11 │ │ │ │ + andeq sl, sp, lr, asr r1 │ │ │ │ + andeq r8, sl, ip, ror sl │ │ │ │ + muleq sl, lr, r5 │ │ │ │ andseq r6, r7, r6, lsl sl │ │ │ │ - andeq sl, sp, lr, lsl r1 │ │ │ │ - andeq r8, sl, ip, lsr sl │ │ │ │ - andeq r8, sl, lr, asr #20 │ │ │ │ - andeq sl, sp, r6, lsl #2 │ │ │ │ - andeq r8, sl, r4, lsr #20 │ │ │ │ - andeq r2, sl, r2, lsl r0 │ │ │ │ + andeq sl, sp, sl, lsl r1 │ │ │ │ + andeq r8, sl, r8, lsr sl │ │ │ │ + andeq r8, sl, sl, asr #20 │ │ │ │ + andeq sl, sp, r2, lsl #2 │ │ │ │ + andeq r8, sl, r0, lsr #20 │ │ │ │ + andeq r2, sl, lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec8a918 <__bss_end__@@Base+0xfe985164> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [fp], {208} @ 0xd0 │ │ │ │ bmi 81f948 <__bss_end__@@Base+0x51a194> │ │ │ │ ldrbtmi r2, [ip], #-768 @ 0xfffffd00 │ │ │ │ vst2.32 {d21-d22}, [pc :128], r2 │ │ │ │ @@ -292041,36 +292041,36 @@ │ │ │ │ blmi 7af380 <__bss_end__@@Base+0x4a9bcc> │ │ │ │ rsbsmi pc, sl, #64, 4 │ │ │ │ ldmdami r9, {r3, r4, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-792 @ 0xfffffce8 │ │ │ │ cdp 6, 10, cr15, cr4, cr1, {7} │ │ │ │ andseq r6, r7, lr, ror #17 │ │ │ │ - strdeq r9, [sp], -r2 │ │ │ │ - andeq r8, sl, r0, lsl r9 │ │ │ │ - andeq r8, sl, r8, lsl #19 │ │ │ │ + andeq r9, sp, lr, ror #31 │ │ │ │ + andeq r8, sl, ip, lsl #18 │ │ │ │ + andeq r8, sl, r4, lsl #19 │ │ │ │ andseq fp, ip, r2, lsl #17 │ │ │ │ @ instruction: 0xfffff8c1 │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ andseq fp, ip, r2, asr r8 │ │ │ │ - andeq r9, sp, ip, ror #30 │ │ │ │ - andeq r8, sl, sl, lsl #17 │ │ │ │ - @ instruction: 0x000a88b6 │ │ │ │ - andeq r9, sp, r6, asr pc │ │ │ │ - andeq r8, sl, r4, ror r8 │ │ │ │ - muleq sl, r4, r8 │ │ │ │ - andeq r9, sp, r0, asr #30 │ │ │ │ - andeq r8, sl, lr, asr r8 │ │ │ │ - andeq r2, sl, sl, lsr #32 │ │ │ │ - andeq r9, sp, sl, lsr #30 │ │ │ │ - andeq r8, sl, r8, asr #16 │ │ │ │ - andeq r8, sl, r4, lsr #17 │ │ │ │ - andeq r9, sp, r4, lsl pc │ │ │ │ - andeq r8, sl, r2, lsr r8 │ │ │ │ - andeq r8, sl, r2, ror r8 │ │ │ │ + andeq r9, sp, r8, ror #30 │ │ │ │ + andeq r8, sl, r6, lsl #17 │ │ │ │ + @ instruction: 0x000a88b2 │ │ │ │ + andeq r9, sp, r2, asr pc │ │ │ │ + andeq r8, sl, r0, ror r8 │ │ │ │ + muleq sl, r0, r8 │ │ │ │ + andeq r9, sp, ip, lsr pc │ │ │ │ + andeq r8, sl, sl, asr r8 │ │ │ │ + andeq r2, sl, r6, lsr #32 │ │ │ │ + andeq r9, sp, r6, lsr #30 │ │ │ │ + andeq r8, sl, r4, asr #16 │ │ │ │ + andeq r8, sl, r0, lsr #17 │ │ │ │ + andeq r9, sp, r0, lsl pc │ │ │ │ + andeq r8, sl, lr, lsr #16 │ │ │ │ + andeq r8, sl, lr, ror #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec8ab38 <__bss_end__@@Base+0xfe985384> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdacs r0, {r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ stmdavs r3, {r6, ip, lr, pc}^ │ │ │ │ suble r2, r8, r1, lsl #22 │ │ │ │ @ instruction: 0xf0226802 │ │ │ │ @@ -292119,23 +292119,23 @@ │ │ │ │ stmdbmi sp, {r1, r2, r4, r5, r9, ip} │ │ │ │ ldrbtmi r4, [fp], #-2061 @ 0xfffff7f3 │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf6e14478 │ │ │ │ svclt 0x0000ee0c │ │ │ │ andseq fp, ip, lr, ror #13 │ │ │ │ @ instruction: 0x001cb6da │ │ │ │ - andeq r9, sp, lr, lsl #28 │ │ │ │ - andeq r8, sl, ip, lsr #14 │ │ │ │ - andeq pc, r9, r4, lsr r5 @ │ │ │ │ - strdeq r9, [sp], -r8 │ │ │ │ - andeq r8, sl, r6, lsl r7 │ │ │ │ - andeq r8, sl, r2, lsr #15 │ │ │ │ - andeq r9, sp, r2, ror #27 │ │ │ │ - andeq r8, sl, r0, lsl #14 │ │ │ │ - andeq r8, sl, r8, lsr #15 │ │ │ │ + andeq r9, sp, sl, lsl #28 │ │ │ │ + andeq r8, sl, r8, lsr #14 │ │ │ │ + andeq pc, r9, r0, lsr r5 @ │ │ │ │ + strdeq r9, [sp], -r4 │ │ │ │ + andeq r8, sl, r2, lsl r7 │ │ │ │ + muleq sl, lr, r7 │ │ │ │ + ldrdeq r9, [sp], -lr │ │ │ │ + strdeq r8, [sl], -ip │ │ │ │ + andeq r8, sl, r4, lsr #15 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e0f8cc │ │ │ │ ldrbtmi r4, [fp], #-2886 @ 0xfffff4ba │ │ │ │ rsble r2, r3, r0, lsl #16 │ │ │ │ strmi r4, [pc], -r5, asr #20 │ │ │ │ @@ -292205,23 +292205,23 @@ │ │ │ │ stmdbmi sp, {r0, r1, r4, r5, r6, r9, lr} │ │ │ │ ldrbtmi r4, [fp], #-2061 @ 0xfffff7f3 │ │ │ │ movtcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf6e14478 │ │ │ │ svclt 0x0000ed60 │ │ │ │ andseq r6, r7, sl, asr r6 │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ - @ instruction: 0x000d9cb6 │ │ │ │ - ldrdeq r8, [sl], -r4 │ │ │ │ - andeq r8, sl, r8, lsr #13 │ │ │ │ - andeq r9, sp, r0, lsr #25 │ │ │ │ - @ instruction: 0x000a85be │ │ │ │ - andeq r8, sl, r2, ror #13 │ │ │ │ - andeq r9, sp, sl, lsl #25 │ │ │ │ - andeq r8, sl, r8, lsr #11 │ │ │ │ + @ instruction: 0x000d9cb2 │ │ │ │ + ldrdeq r8, [sl], -r0 │ │ │ │ andeq r8, sl, r4, lsr #13 │ │ │ │ + muleq sp, ip, ip │ │ │ │ + @ instruction: 0x000a85ba │ │ │ │ + ldrdeq r8, [sl], -lr │ │ │ │ + andeq r9, sp, r6, lsl #25 │ │ │ │ + andeq r8, sl, r4, lsr #11 │ │ │ │ + andeq r8, sl, r0, lsr #13 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec8ad94 <__bss_end__@@Base+0xfe9855e0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x460d0fd8 │ │ │ │ bmi b86040 <__bss_end__@@Base+0x88088c> │ │ │ │ ldrbtmi fp, [r9], #-134 @ 0xffffff7a │ │ │ │ strmi r4, [r4], -r8, lsr #22 │ │ │ │ @@ -292263,39 +292263,39 @@ │ │ │ │ @ instruction: 0xf91cf7fd │ │ │ │ @ instruction: 0xf6e1e7eb │ │ │ │ svclt 0x0000ecfc │ │ │ │ @ instruction: 0x001764fe │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq fp, ip, r6, ror #9 │ │ │ │ andseq r6, r7, r8, asr #9 │ │ │ │ - andeq r6, sl, r8, lsl #1 │ │ │ │ + andeq r6, sl, r4, lsl #1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fec8ae5c <__bss_end__@@Base+0xfe9856a8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 277c44 │ │ │ │ rscsne pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-876 @ 0xfffffc94 │ │ │ │ ldcl 6, cr15, [r2], {225} @ 0xe1 │ │ │ │ - andeq r9, sp, r0, ror fp │ │ │ │ - andeq r8, sl, lr, lsl #9 │ │ │ │ - andeq r7, sl, lr, lsr #31 │ │ │ │ + andeq r9, sp, ip, ror #22 │ │ │ │ + andeq r8, sl, sl, lsl #9 │ │ │ │ + andeq r7, sl, sl, lsr #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fec8ae8c <__bss_end__@@Base+0xfe9856d8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 277c74 │ │ │ │ sbccc pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-896 @ 0xfffffc80 │ │ │ │ ldc 6, cr15, [sl], #900 @ 0x384 │ │ │ │ - andeq r9, sp, r0, asr #22 │ │ │ │ - andeq r8, sl, lr, asr r4 │ │ │ │ - andeq r8, sl, lr, lsr #11 │ │ │ │ + andeq r9, sp, ip, lsr fp │ │ │ │ + andeq r8, sl, sl, asr r4 │ │ │ │ + andeq r8, sl, sl, lsr #11 │ │ │ │ svcmi 0x00f8e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d8f8cc │ │ │ │ blcs 24ddd4 │ │ │ │ stmvs fp, {r0, r1, r2, r3, r5, r8, ip, lr, pc} │ │ │ │ @ instruction: 0xf8d04605 │ │ │ │ @@ -292608,17 +292608,17 @@ │ │ │ │ eorscs pc, lr, #64, 4 │ │ │ │ stmdami r7, {r1, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-924 @ 0xfffffc64 │ │ │ │ b f71d30 <__bss_end__@@Base+0xc6c57c> │ │ │ │ andseq sl, ip, sl, ror pc │ │ │ │ andseq sl, ip, r4, asr #30 │ │ │ │ - andeq r9, sp, ip, lsr r6 │ │ │ │ - andeq r7, sl, sl, asr pc │ │ │ │ - strheq r8, [sl], -sl │ │ │ │ + andeq r9, sp, r8, lsr r6 │ │ │ │ + andeq r7, sl, r6, asr pc │ │ │ │ + strheq r8, [sl], -r6 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec8b3c8 <__bss_end__@@Base+0xfe985c14> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040fd8 │ │ │ │ @ instruction: 0x460a481c │ │ │ │ ldrbtmi r4, [r8], #-2332 @ 0xfffff6e4 │ │ │ │ ldmib r4, {r1, r2, r7, ip, sp, pc}^ │ │ │ │ @@ -292707,19 +292707,19 @@ │ │ │ │ ldrbtmi r3, [r8], #-940 @ 0xfffffc54 │ │ │ │ ldmdb r8!, {r0, r5, r6, r7, r9, sl, ip, sp, lr, pc}^ │ │ │ │ andseq r5, r7, r6, lsr lr │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffff6a1 │ │ │ │ @ instruction: 0x001cadba │ │ │ │ @ instruction: 0x00175dba │ │ │ │ - andeq r7, sl, ip, ror #30 │ │ │ │ + andeq r7, sl, r8, ror #30 │ │ │ │ andseq fp, r8, sl, lsr r3 │ │ │ │ - @ instruction: 0x000d94bc │ │ │ │ - ldrdeq r7, [sl], -sl │ │ │ │ - strdeq r7, [sl], -sl │ │ │ │ + @ instruction: 0x000d94b8 │ │ │ │ + ldrdeq r7, [sl], -r6 │ │ │ │ + strdeq r7, [sl], -r6 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec8b55c <__bss_end__@@Base+0xfe985da8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ addlt r0, r4, r0, ror #31 │ │ │ │ bvc 3bcf68 <__bss_end__@@Base+0xb77b4> │ │ │ │ stmibvs r3, {r0, r8, r9, ip, pc}^ │ │ │ │ andcs pc, r8, sp, lsl #17 │ │ │ │ @@ -292776,17 +292776,17 @@ │ │ │ │ blmi 2ee32c <__bss_start@@Base+0x1f31c> │ │ │ │ sbcsvs pc, r6, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-972 @ 0xfffffc34 │ │ │ │ stmia r6!, {r0, r5, r6, r7, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0x001cacb6 │ │ │ │ - muleq sp, r8, r3 │ │ │ │ - @ instruction: 0x000a7cb6 │ │ │ │ - andeq r7, sl, r2, asr lr │ │ │ │ + muleq sp, r4, r3 │ │ │ │ + @ instruction: 0x000a7cb2 │ │ │ │ + andeq r7, sl, lr, asr #28 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ bmi 17e0690 <__bss_end__@@Base+0x14daedc> │ │ │ │ ldrbtmi r2, [sl], #-768 @ 0xfffffd00 │ │ │ │ andcc pc, r7, sp, lsl #17 │ │ │ │ @@ -292877,23 +292877,23 @@ │ │ │ │ stmdami lr, {r0, r2, r3, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-1004 @ 0xfffffc14 │ │ │ │ stmda r0!, {r0, r5, r6, r7, r9, sl, ip, sp, lr, pc} │ │ │ │ andseq r5, r7, sl, lsr #24 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r5, r7, r2, lsl #23 │ │ │ │ - andeq r9, sp, ip, lsr r2 │ │ │ │ - andeq r7, sl, sl, asr fp │ │ │ │ - andeq r7, sl, sl, lsl #26 │ │ │ │ - andeq r9, sp, r2, lsr #4 │ │ │ │ - andeq r7, sl, r0, asr #22 │ │ │ │ - muleq sl, r0, ip │ │ │ │ - andeq r9, sp, ip, lsl #4 │ │ │ │ - andeq r7, sl, sl, lsr #22 │ │ │ │ - andeq r7, sl, sl, lsl #25 │ │ │ │ + andeq r9, sp, r8, lsr r2 │ │ │ │ + andeq r7, sl, r6, asr fp │ │ │ │ + andeq r7, sl, r6, lsl #26 │ │ │ │ + andeq r9, sp, lr, lsl r2 │ │ │ │ + andeq r7, sl, ip, lsr fp │ │ │ │ + andeq r7, sl, ip, lsl #25 │ │ │ │ + andeq r9, sp, r8, lsl #4 │ │ │ │ + andeq r7, sl, r6, lsr #22 │ │ │ │ + andeq r7, sl, r6, lsl #25 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00a0f8cc │ │ │ │ bmi 1445e74 <__bss_end__@@Base+0x11406c0> │ │ │ │ addslt r4, r1, ip, asr #22 │ │ │ │ @ instruction: 0x4604447a │ │ │ │ @@ -292974,17 +292974,17 @@ │ │ │ │ andseq r5, r7, ip, ror sl │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq sl, ip, r4, asr #20 │ │ │ │ @ instruction: 0xfffff633 │ │ │ │ andseq sl, ip, sl, lsr #19 │ │ │ │ andseq r5, r7, r0, lsr #19 │ │ │ │ andseq sl, ip, sl, ror #18 │ │ │ │ - andeq r9, sp, r0, lsr #1 │ │ │ │ - @ instruction: 0x000a79be │ │ │ │ - andeq r7, sl, r4, lsl #23 │ │ │ │ + muleq sp, ip, r0 │ │ │ │ + @ instruction: 0x000a79ba │ │ │ │ + andeq r7, sl, r0, lsl #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec8b980 <__bss_end__@@Base+0xfe9861cc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 678748 <__bss_end__@@Base+0x372f94> │ │ │ │ blmi 6a0994 <__bss_end__@@Base+0x39b1e0> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ movwls r6, #6171 @ 0x181b │ │ │ │ @@ -293161,36 +293161,36 @@ │ │ │ │ adcseq pc, pc, #64, 12 @ 0x4000000 │ │ │ │ ldmdami sl, {r0, r3, r4, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrvc pc, lr, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf6e04478 │ │ │ │ svclt 0x0000ede6 │ │ │ │ andseq r5, r7, r2, lsr #16 │ │ │ │ - andeq r8, sp, sl, lsr #30 │ │ │ │ - andeq r7, sl, r8, asr #16 │ │ │ │ - andeq r7, sl, lr, ror sl │ │ │ │ + andeq r8, sp, r6, lsr #30 │ │ │ │ + andeq r7, sl, r4, asr #16 │ │ │ │ + andeq r7, sl, sl, ror sl │ │ │ │ @ instruction: 0x001ca7b4 │ │ │ │ andseq sl, ip, ip, lsr #15 │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ andseq sl, ip, ip, lsl r7 │ │ │ │ @ instruction: 0x0018acb8 │ │ │ │ - andeq r7, sl, lr, asr #18 │ │ │ │ + andeq r7, sl, sl, asr #18 │ │ │ │ @ instruction: 0x001ca6d6 │ │ │ │ - andeq r8, sp, r8, ror #27 │ │ │ │ - andeq r7, sl, r6, lsl #14 │ │ │ │ - andeq r7, sl, ip, lsl r9 │ │ │ │ - andeq r8, sp, r8, asr #27 │ │ │ │ - andeq r7, sl, r6, ror #13 │ │ │ │ - andeq r7, sl, r4, lsr r8 │ │ │ │ - @ instruction: 0x000d8db0 │ │ │ │ - andeq r7, sl, lr, asr #13 │ │ │ │ - andeq r7, sl, ip, ror #3 │ │ │ │ - muleq sp, r8, sp │ │ │ │ - @ instruction: 0x000a76b6 │ │ │ │ - @ instruction: 0x000a78b4 │ │ │ │ + andeq r8, sp, r4, ror #27 │ │ │ │ + andeq r7, sl, r2, lsl #14 │ │ │ │ + andeq r7, sl, r8, lsl r9 │ │ │ │ + andeq r8, sp, r4, asr #27 │ │ │ │ + andeq r7, sl, r2, ror #13 │ │ │ │ + andeq r7, sl, r0, lsr r8 │ │ │ │ + andeq r8, sp, ip, lsr #27 │ │ │ │ + andeq r7, sl, sl, asr #13 │ │ │ │ + andeq r7, sl, r8, ror #3 │ │ │ │ + muleq sp, r4, sp │ │ │ │ + @ instruction: 0x000a76b2 │ │ │ │ + @ instruction: 0x000a78b0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fec8bcb8 <__bss_end__@@Base+0xfe986504> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ movwlt r0, #4088 @ 0xff8 │ │ │ │ strmi r6, [fp], -r2, asr #16 │ │ │ │ bcs 1862cc │ │ │ │ stmdavs r0, {r0, r1, r2, r3, ip, lr, pc} │ │ │ │ @@ -293210,20 +293210,20 @@ │ │ │ │ blmi 3b013c <__bss_end__@@Base+0xaa988> │ │ │ │ sbcne pc, pc, #64, 12 @ 0x4000000 │ │ │ │ stmdami r9, {r3, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrsvc pc, lr, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf6e04478 │ │ │ │ svclt 0x0000ed82 │ │ │ │ - andeq r8, sp, r8, ror #25 │ │ │ │ - andeq r7, sl, r6, lsl #12 │ │ │ │ - muleq sl, r0, r6 │ │ │ │ - ldrdeq r8, [sp], -r0 │ │ │ │ - andeq r7, sl, lr, ror #11 │ │ │ │ - strdeq lr, [r9], -r4 │ │ │ │ + andeq r8, sp, r4, ror #25 │ │ │ │ + andeq r7, sl, r2, lsl #12 │ │ │ │ + andeq r7, sl, ip, lsl #13 │ │ │ │ + andeq r8, sp, ip, asr #25 │ │ │ │ + andeq r7, sl, sl, ror #11 │ │ │ │ + strdeq lr, [r9], -r0 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0098f8cc │ │ │ │ @ instruction: 0x4606b091 │ │ │ │ vst4.8 {d18-d21}, [pc], r0 │ │ │ │ @ instruction: 0x460c52fa │ │ │ │ @@ -293777,29 +293777,29 @@ │ │ │ │ andseq sl, ip, lr, ror #1 │ │ │ │ @ instruction: 0x0018a7f6 │ │ │ │ ldrheq sl, [ip], -r6 │ │ │ │ andseq r9, ip, r4, ror #30 │ │ │ │ andeq r0, r0, pc, ror #7 │ │ │ │ andseq r9, ip, sl, lsl #28 │ │ │ │ andseq r9, ip, r0, lsr #27 │ │ │ │ - muleq sp, lr, r4 │ │ │ │ - @ instruction: 0x000a6dbc │ │ │ │ - andeq r7, sl, r2, lsl r0 │ │ │ │ - andeq r8, sp, r6, lsl #9 │ │ │ │ - andeq r6, sl, r4, lsr #27 │ │ │ │ - andeq r6, sl, r2, lsl #30 │ │ │ │ - andeq r8, sp, lr, ror #8 │ │ │ │ - andeq r6, sl, ip, lsl #27 │ │ │ │ - andeq r7, sl, r2 │ │ │ │ - andeq r8, sp, r6, asr r4 │ │ │ │ - andeq r6, sl, r4, ror sp │ │ │ │ - ldrdeq r6, [sl], -r2 │ │ │ │ - andeq r8, sp, lr, lsr r4 │ │ │ │ - andeq r6, sl, ip, asr sp │ │ │ │ - andeq r6, sl, sl, lsr #29 │ │ │ │ + muleq sp, sl, r4 │ │ │ │ + @ instruction: 0x000a6db8 │ │ │ │ + andeq r7, sl, lr │ │ │ │ + andeq r8, sp, r2, lsl #9 │ │ │ │ + andeq r6, sl, r0, lsr #27 │ │ │ │ + strdeq r6, [sl], -lr │ │ │ │ + andeq r8, sp, sl, ror #8 │ │ │ │ + andeq r6, sl, r8, lsl #27 │ │ │ │ + strdeq r6, [sl], -lr │ │ │ │ + andeq r8, sp, r2, asr r4 │ │ │ │ + andeq r6, sl, r0, ror sp │ │ │ │ + andeq r6, sl, lr, asr #29 │ │ │ │ + andeq r8, sp, sl, lsr r4 │ │ │ │ + andeq r6, sl, r8, asr sp │ │ │ │ + andeq r6, sl, r6, lsr #29 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ stmdbvs lr, {r1, r2, r7, ip, sp, pc} │ │ │ │ ldmdbmi r2!, {r0, r1, r2, r3, r9, sl, lr} │ │ │ │ blmi dc6cc8 <__bss_end__@@Base+0xac1514> │ │ │ │ @@ -293990,17 +293990,17 @@ │ │ │ │ vqdmulh.s d20, d0, d6 │ │ │ │ stmdbmi r6, {r0, r1, r2, r5, r6, r7, r9, ip} │ │ │ │ ldrbtmi r4, [fp], #-2054 @ 0xfffff7fa │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-966 @ 0xfffffc3a │ │ │ │ svc 0x0068f6df │ │ │ │ andseq r9, ip, lr, lsr fp │ │ │ │ - muleq sp, lr, r0 │ │ │ │ - @ instruction: 0x000a69bc │ │ │ │ - andeq r6, sl, r2, asr ip │ │ │ │ + muleq sp, sl, r0 │ │ │ │ + @ instruction: 0x000a69b8 │ │ │ │ + andeq r6, sl, lr, asr #24 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c0f8cc │ │ │ │ ldmdbmi r8, {r3, r7, r9, sl, lr}^ │ │ │ │ ldrmi fp, [lr], -r7, lsl #1 │ │ │ │ ldrbtmi r4, [r9], #-2903 @ 0xfffff4a9 │ │ │ │ @@ -294090,23 +294090,23 @@ │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-980 @ 0xfffffc2c │ │ │ │ mcr 6, 5, pc, cr6, cr15, {6} @ │ │ │ │ andseq r4, r7, sl, lsr #18 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x001c98d0 │ │ │ │ mulseq r7, r4, r8 │ │ │ │ - andeq r7, sp, sl, asr #30 │ │ │ │ - andeq r6, sl, r8, ror #16 │ │ │ │ - andeq r6, sl, r6, asr #19 │ │ │ │ - andeq r7, sp, r2, lsr pc │ │ │ │ - andeq r6, sl, r0, asr r8 │ │ │ │ - muleq sl, lr, r9 │ │ │ │ - andeq r7, sp, sl, lsl pc │ │ │ │ - andeq r6, sl, r8, lsr r8 │ │ │ │ - andeq r5, sl, lr, lsr #4 │ │ │ │ + andeq r7, sp, r6, asr #30 │ │ │ │ + andeq r6, sl, r4, ror #16 │ │ │ │ + andeq r6, sl, r2, asr #19 │ │ │ │ + andeq r7, sp, lr, lsr #30 │ │ │ │ + andeq r6, sl, ip, asr #16 │ │ │ │ + muleq sl, sl, r9 │ │ │ │ + andeq r7, sp, r6, lsl pc │ │ │ │ + andeq r6, sl, r4, lsr r8 │ │ │ │ + andeq r5, sl, sl, lsr #4 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ ldmdami sp, {r0, r2, r9, sl, lr}^ │ │ │ │ ldmdbmi sp, {r2, r3, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf8df4478 │ │ │ │ @@ -294203,35 +294203,35 @@ │ │ │ │ svclt 0x0000edd6 │ │ │ │ andseq r4, r7, r4, lsl #15 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r4, r7, ip, ror r7 │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ andseq r9, ip, r8, lsl r7 │ │ │ │ @ instruction: 0x001746da │ │ │ │ - strdeq r7, [sp], -r4 │ │ │ │ - andeq r6, sl, r2, lsl r7 │ │ │ │ - andeq r6, sl, ip, lsl sl │ │ │ │ - ldrdeq r7, [sp], -ip │ │ │ │ - strdeq r6, [sl], -sl │ │ │ │ - strdeq r6, [sl], -r4 │ │ │ │ - andeq r7, sp, r4, asr #27 │ │ │ │ - andeq r6, sl, r2, ror #13 │ │ │ │ - andeq r6, sl, r4, asr #19 │ │ │ │ - andeq r7, sp, ip, lsr #27 │ │ │ │ - andeq r6, sl, sl, asr #13 │ │ │ │ - muleq sl, r0, r9 │ │ │ │ - muleq sp, r4, sp │ │ │ │ - @ instruction: 0x000a66b2 │ │ │ │ - andeq r6, sl, r8, ror #18 │ │ │ │ - andeq r7, sp, ip, ror sp │ │ │ │ - muleq sl, sl, r6 │ │ │ │ - andeq r6, sl, r8, ror #15 │ │ │ │ - andeq r7, sp, r4, ror #26 │ │ │ │ - andeq r6, sl, r2, lsl #13 │ │ │ │ - andeq r5, sl, r8, ror r0 │ │ │ │ + strdeq r7, [sp], -r0 │ │ │ │ + andeq r6, sl, lr, lsl #14 │ │ │ │ + andeq r6, sl, r8, lsl sl │ │ │ │ + ldrdeq r7, [sp], -r8 │ │ │ │ + strdeq r6, [sl], -r6 @ │ │ │ │ + strdeq r6, [sl], -r0 │ │ │ │ + andeq r7, sp, r0, asr #27 │ │ │ │ + ldrdeq r6, [sl], -lr │ │ │ │ + andeq r6, sl, r0, asr #19 │ │ │ │ + andeq r7, sp, r8, lsr #27 │ │ │ │ + andeq r6, sl, r6, asr #13 │ │ │ │ + andeq r6, sl, ip, lsl #19 │ │ │ │ + muleq sp, r0, sp │ │ │ │ + andeq r6, sl, lr, lsr #13 │ │ │ │ + andeq r6, sl, r4, ror #18 │ │ │ │ + andeq r7, sp, r8, ror sp │ │ │ │ + muleq sl, r6, r6 │ │ │ │ + andeq r6, sl, r4, ror #15 │ │ │ │ + andeq r7, sp, r0, ror #26 │ │ │ │ + andeq r6, sl, lr, ror r6 │ │ │ │ + andeq r5, sl, r4, ror r0 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b8f8cc │ │ │ │ ldmibmi r0, {r0, r1, r2, r3, r9, sl, lr} │ │ │ │ bmi fe547360 <__bss_end__@@Base+0xfe241bac> │ │ │ │ @ instruction: 0xf8df4479 │ │ │ │ @@ -294380,44 +294380,44 @@ │ │ │ │ mulseq r7, r0, r5 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r4, r7, r8, lsl #11 │ │ │ │ andseq r9, ip, ip, lsl #10 │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ andseq r4, r7, ip, lsr #9 │ │ │ │ andseq r9, ip, r0, lsl #9 │ │ │ │ - andeq r7, sp, ip, ror fp │ │ │ │ - muleq sl, sl, r4 │ │ │ │ - strdeq r6, [sl], -ip │ │ │ │ - andeq r7, sp, r4, ror #22 │ │ │ │ - andeq r6, sl, r2, lsl #9 │ │ │ │ - andeq r6, sl, ip, asr #17 │ │ │ │ - andeq r7, sp, r8, asr #22 │ │ │ │ - andeq r6, sl, r6, ror #8 │ │ │ │ - andeq r6, sl, r4, lsr #16 │ │ │ │ - andeq r7, sp, r0, lsr fp │ │ │ │ - andeq r6, sl, lr, asr #8 │ │ │ │ - strdeq r6, [sl], -r4 │ │ │ │ - andeq r7, sp, r8, lsl fp │ │ │ │ - andeq r6, sl, r6, lsr r4 │ │ │ │ - andeq r6, sl, r4, lsl #11 │ │ │ │ - andeq r7, sp, r0, lsl #22 │ │ │ │ - andeq r6, sl, lr, lsl r4 │ │ │ │ - andeq r4, sl, r4, lsl lr │ │ │ │ - andeq r7, sp, r8, ror #21 │ │ │ │ - andeq r6, sl, r6, lsl #8 │ │ │ │ - muleq sl, r0, r7 │ │ │ │ - ldrdeq r7, [sp], -r0 │ │ │ │ - andeq r6, sl, lr, ror #7 │ │ │ │ - andeq r6, sl, r8, ror #14 │ │ │ │ - @ instruction: 0x000d7ab8 │ │ │ │ - ldrdeq r6, [sl], -r6 @ │ │ │ │ - @ instruction: 0x000a67bc │ │ │ │ - andeq r7, sp, r0, lsr #21 │ │ │ │ - @ instruction: 0x000a63be │ │ │ │ + andeq r7, sp, r8, ror fp │ │ │ │ + muleq sl, r6, r4 │ │ │ │ + strdeq r6, [sl], -r8 │ │ │ │ + andeq r7, sp, r0, ror #22 │ │ │ │ + andeq r6, sl, lr, ror r4 │ │ │ │ + andeq r6, sl, r8, asr #17 │ │ │ │ + andeq r7, sp, r4, asr #22 │ │ │ │ + andeq r6, sl, r2, ror #8 │ │ │ │ + andeq r6, sl, r0, lsr #16 │ │ │ │ + andeq r7, sp, ip, lsr #22 │ │ │ │ + andeq r6, sl, sl, asr #8 │ │ │ │ + strdeq r6, [sl], -r0 │ │ │ │ + andeq r7, sp, r4, lsl fp │ │ │ │ + andeq r6, sl, r2, lsr r4 │ │ │ │ + andeq r6, sl, r0, lsl #11 │ │ │ │ + strdeq r7, [sp], -ip │ │ │ │ + andeq r6, sl, sl, lsl r4 │ │ │ │ + andeq r4, sl, r0, lsl lr │ │ │ │ + andeq r7, sp, r4, ror #21 │ │ │ │ + andeq r6, sl, r2, lsl #8 │ │ │ │ andeq r6, sl, ip, lsl #15 │ │ │ │ + andeq r7, sp, ip, asr #21 │ │ │ │ + andeq r6, sl, sl, ror #7 │ │ │ │ + andeq r6, sl, r4, ror #14 │ │ │ │ + @ instruction: 0x000d7ab4 │ │ │ │ + ldrdeq r6, [sl], -r2 │ │ │ │ + @ instruction: 0x000a67b8 │ │ │ │ + muleq sp, ip, sl │ │ │ │ + @ instruction: 0x000a63ba │ │ │ │ + andeq r6, sl, r8, lsl #15 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b8f8cc │ │ │ │ strmi fp, [r5], -r9, lsl #1 │ │ │ │ @ instruction: 0x46984891 │ │ │ │ ldrbtmi r4, [r8], #-2961 @ 0xfffff46f │ │ │ │ @@ -294566,38 +294566,38 @@ │ │ │ │ ldrbtmi r7, [r8], #-1022 @ 0xfffffc02 │ │ │ │ b ffd73bb8 <__bss_end__@@Base+0xffa6e404> │ │ │ │ andseq r4, r7, r6, lsr #5 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r9, ip, lr, lsr r2 │ │ │ │ andseq r4, r7, r8, lsr #3 │ │ │ │ andseq r9, ip, lr, lsr #2 │ │ │ │ - andeq r7, sp, lr, asr r8 │ │ │ │ - andeq r6, sl, ip, ror r1 │ │ │ │ - andeq r6, sl, r6, asr #11 │ │ │ │ - andeq r7, sp, r6, asr #16 │ │ │ │ - andeq r6, sl, r4, ror #2 │ │ │ │ - andeq r6, sl, r6, asr #11 │ │ │ │ - andeq r7, sp, lr, lsr #16 │ │ │ │ - andeq r6, sl, ip, asr #2 │ │ │ │ - andeq r6, sl, sl, lsl #10 │ │ │ │ - andeq r7, sp, r2, lsl r8 │ │ │ │ - andeq r6, sl, r0, lsr r1 │ │ │ │ - strdeq r6, [sl], -lr │ │ │ │ - strdeq r7, [sp], -sl │ │ │ │ - andeq r6, sl, r8, lsl r1 │ │ │ │ - andeq r4, sl, lr, lsl #22 │ │ │ │ - ldrdeq r7, [sp], -lr │ │ │ │ - strdeq r6, [sl], -ip │ │ │ │ - andeq r6, sl, sl, asr r2 │ │ │ │ - andeq r7, sp, r6, asr #15 │ │ │ │ - andeq r6, sl, r4, ror #1 │ │ │ │ - andeq r6, sl, r2, lsr r2 │ │ │ │ - andeq r7, sp, lr, lsr #15 │ │ │ │ - andeq r6, sl, ip, asr #1 │ │ │ │ - @ instruction: 0x000a64b2 │ │ │ │ + andeq r7, sp, sl, asr r8 │ │ │ │ + andeq r6, sl, r8, ror r1 │ │ │ │ + andeq r6, sl, r2, asr #11 │ │ │ │ + andeq r7, sp, r2, asr #16 │ │ │ │ + andeq r6, sl, r0, ror #2 │ │ │ │ + andeq r6, sl, r2, asr #11 │ │ │ │ + andeq r7, sp, sl, lsr #16 │ │ │ │ + andeq r6, sl, r8, asr #2 │ │ │ │ + andeq r6, sl, r6, lsl #10 │ │ │ │ + andeq r7, sp, lr, lsl #16 │ │ │ │ + andeq r6, sl, ip, lsr #2 │ │ │ │ + strdeq r6, [sl], -sl │ │ │ │ + strdeq r7, [sp], -r6 │ │ │ │ + andeq r6, sl, r4, lsl r1 │ │ │ │ + andeq r4, sl, sl, lsl #22 │ │ │ │ + ldrdeq r7, [sp], -sl │ │ │ │ + strdeq r6, [sl], -r8 │ │ │ │ + andeq r6, sl, r6, asr r2 │ │ │ │ + andeq r7, sp, r2, asr #15 │ │ │ │ + andeq r6, sl, r0, ror #1 │ │ │ │ + andeq r6, sl, lr, lsr #4 │ │ │ │ + andeq r7, sp, sl, lsr #15 │ │ │ │ + andeq r6, sl, r8, asr #1 │ │ │ │ + andeq r6, sl, lr, lsr #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec8d2b8 <__bss_end__@@Base+0xfe987b04> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldrdlt r0, [r8], r8 │ │ │ │ @ instruction: 0xc090f8df │ │ │ │ stcls 4, cr4, [sl], {252} @ 0xfc │ │ │ │ ldrmi r9, [r4], -r5, lsl #8 │ │ │ │ @@ -294636,20 +294636,20 @@ │ │ │ │ @ instruction: 0xf6df4478 │ │ │ │ svclt 0x0000ea66 │ │ │ │ @ instruction: 0x00173fdc │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xffffd033 │ │ │ │ @ instruction: 0xffffd005 │ │ │ │ mulseq r7, r6, pc @ │ │ │ │ - @ instruction: 0x000d76b4 │ │ │ │ - ldrdeq r5, [sl], -r2 │ │ │ │ - andeq r6, sl, r0, lsr #2 │ │ │ │ - muleq sp, r8, r6 │ │ │ │ - @ instruction: 0x000a5fb6 │ │ │ │ - andeq r6, sl, r4, lsl r1 │ │ │ │ + @ instruction: 0x000d76b0 │ │ │ │ + andeq r5, sl, lr, asr #31 │ │ │ │ + andeq r6, sl, ip, lsl r1 │ │ │ │ + muleq sp, r4, r6 │ │ │ │ + @ instruction: 0x000a5fb2 │ │ │ │ + andeq r6, sl, r0, lsl r1 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ bmi 13879f0 <__bss_end__@@Base+0x108223c> │ │ │ │ addlt r4, r6, r9, asr #22 │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @@ -294724,23 +294724,23 @@ │ │ │ │ @ instruction: 0xf6df4478 │ │ │ │ @ instruction: 0xf6dfe9b6 │ │ │ │ svclt 0x0000e9c0 │ │ │ │ andseq r3, r7, r8, lsl #30 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x00173eb4 │ │ │ │ andseq r8, ip, r8, lsr lr │ │ │ │ - andeq r7, sp, r8, ror #10 │ │ │ │ - andeq r5, sl, r6, lsl #29 │ │ │ │ - andeq r6, sl, ip, asr #6 │ │ │ │ - andeq r7, sp, r0, asr r5 │ │ │ │ - andeq r5, sl, lr, ror #28 │ │ │ │ - andeq ip, r9, r4, ror ip │ │ │ │ - andeq r7, sp, r8, lsr r5 │ │ │ │ - andeq r5, sl, r6, asr lr │ │ │ │ - andeq r5, sl, r4, lsr #31 │ │ │ │ + andeq r7, sp, r4, ror #10 │ │ │ │ + andeq r5, sl, r2, lsl #29 │ │ │ │ + andeq r6, sl, r8, asr #6 │ │ │ │ + andeq r7, sp, ip, asr #10 │ │ │ │ + andeq r5, sl, sl, ror #28 │ │ │ │ + andeq ip, r9, r0, ror ip │ │ │ │ + andeq r7, sp, r4, lsr r5 │ │ │ │ + andeq r5, sl, r2, asr lr │ │ │ │ + andeq r5, sl, r0, lsr #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fec8d4f4 <__bss_end__@@Base+0xfe987d40> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldrshlt r0, [r9, #248]! @ 0xf8 │ │ │ │ @ instruction: 0x4603b192 │ │ │ │ @ instruction: 0x0090f8d0 │ │ │ │ @ instruction: 0xf8d3b910 │ │ │ │ @@ -294760,21 +294760,21 @@ │ │ │ │ @ instruction: 0xf6404b0a │ │ │ │ stmdbmi sl, {r0, r2, r4, r6, r9} │ │ │ │ ldrbtmi r4, [fp], #-2058 @ 0xfffff7f6 │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-784 @ 0xfffffcf0 │ │ │ │ stmdb r4!, {r0, r1, r2, r3, r4, r6, r7, r9, sl, ip, sp, lr, pc}^ │ │ │ │ andseq r9, r8, r4, lsr r3 │ │ │ │ - ldrdeq r6, [sl], -r6 @ │ │ │ │ - andeq r7, sp, lr, lsr #9 │ │ │ │ - andeq r5, sl, ip, asr #27 │ │ │ │ - andeq r6, sl, r6, lsr #5 │ │ │ │ - muleq sp, r6, r4 │ │ │ │ - @ instruction: 0x000a5db4 │ │ │ │ - ldrdeq r4, [sl], -sl │ │ │ │ + ldrdeq r6, [sl], -r2 │ │ │ │ + andeq r7, sp, sl, lsr #9 │ │ │ │ + andeq r5, sl, r8, asr #27 │ │ │ │ + andeq r6, sl, r2, lsr #5 │ │ │ │ + muleq sp, r2, r4 │ │ │ │ + @ instruction: 0x000a5db0 │ │ │ │ + ldrdeq r4, [sl], -r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec8d57c <__bss_end__@@Base+0xfe987dc8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strcs r0, [r0], #-4088 @ 0xfffff008 │ │ │ │ stmib r0, {r0, r8, sp}^ │ │ │ │ @ instruction: 0xf7fd4424 │ │ │ │ @ instruction: 0x4620fbff │ │ │ │ @@ -294821,20 +294821,20 @@ │ │ │ │ ldm r4!, {r0, r1, r2, r3, r4, r6, r7, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf6404b08 │ │ │ │ stmdbmi r8, {r2, r4, r5, r6, r9} │ │ │ │ ldrbtmi r4, [fp], #-2056 @ 0xfffff7f8 │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-789 @ 0xfffffceb │ │ │ │ stmia r8!, {r0, r1, r2, r3, r4, r6, r7, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - @ instruction: 0x000d73b6 │ │ │ │ - ldrdeq r5, [sl], -r4 │ │ │ │ + @ instruction: 0x000d73b2 │ │ │ │ + ldrdeq r5, [sl], -r0 │ │ │ │ andeq r9, r9, sl, ror #9 │ │ │ │ - muleq sp, lr, r3 │ │ │ │ - @ instruction: 0x000a5cbc │ │ │ │ - andeq r5, sl, sl, lsl #28 │ │ │ │ + muleq sp, sl, r3 │ │ │ │ + @ instruction: 0x000a5cb8 │ │ │ │ + andeq r5, sl, r6, lsl #28 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0058f8cc │ │ │ │ strhtlt r4, [r1], lr │ │ │ │ @ instruction: 0x46994cbe │ │ │ │ @ instruction: 0xf8df447d │ │ │ │ @@ -295032,35 +295032,35 @@ │ │ │ │ andseq r8, ip, r2, ror fp │ │ │ │ andseq r8, ip, lr, ror #22 │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ andseq r8, ip, lr, asr #21 │ │ │ │ andseq r3, r7, r4, lsl #21 │ │ │ │ muleq r0, ip, r8 │ │ │ │ @ instruction: 0xffffe15d │ │ │ │ - andeq r7, sp, r8, lsl r1 │ │ │ │ - andeq r5, sl, r6, lsr sl │ │ │ │ + andeq r7, sp, r4, lsl r1 │ │ │ │ + andeq r5, sl, r2, lsr sl │ │ │ │ andeq r9, r9, ip, asr #4 │ │ │ │ - andeq r7, sp, r0, lsl #2 │ │ │ │ - andeq r5, sl, lr, lsl sl │ │ │ │ - andeq r5, sl, r4, ror pc │ │ │ │ - andeq r7, sp, r4, ror #1 │ │ │ │ - andeq r5, sl, r2, lsl #20 │ │ │ │ - andeq r5, sl, ip, ror pc │ │ │ │ - andeq r7, sp, ip, asr #1 │ │ │ │ - andeq r5, sl, sl, ror #19 │ │ │ │ - muleq sl, r4, pc @ │ │ │ │ - strheq r7, [sp], -r4 │ │ │ │ - ldrdeq r5, [sl], -r2 │ │ │ │ - muleq sl, r0, sp │ │ │ │ - muleq sp, ip, r0 │ │ │ │ - @ instruction: 0x000a59ba │ │ │ │ - strdeq r5, [sl], -ip │ │ │ │ - andeq r7, sp, r4, lsl #1 │ │ │ │ - andeq r5, sl, r2, lsr #19 │ │ │ │ - andeq r5, sl, r4, lsr #29 │ │ │ │ + strdeq r7, [sp], -ip │ │ │ │ + andeq r5, sl, sl, lsl sl │ │ │ │ + andeq r5, sl, r0, ror pc │ │ │ │ + andeq r7, sp, r0, ror #1 │ │ │ │ + strdeq r5, [sl], -lr │ │ │ │ + andeq r5, sl, r8, ror pc │ │ │ │ + andeq r7, sp, r8, asr #1 │ │ │ │ + andeq r5, sl, r6, ror #19 │ │ │ │ + muleq sl, r0, pc @ │ │ │ │ + strheq r7, [sp], -r0 │ │ │ │ + andeq r5, sl, lr, asr #19 │ │ │ │ + andeq r5, sl, ip, lsl #27 │ │ │ │ + muleq sp, r8, r0 │ │ │ │ + @ instruction: 0x000a59b6 │ │ │ │ + strdeq r5, [sl], -r8 │ │ │ │ + andeq r7, sp, r0, lsl #1 │ │ │ │ + muleq sl, lr, r9 │ │ │ │ + andeq r5, sl, r0, lsr #29 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec8d9f4 <__bss_end__@@Base+0xfe988240> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ svcmi 0x000e0fe8 │ │ │ │ strmi r4, [r5], -lr, lsl #12 │ │ │ │ @ instruction: 0xf832f7fe │ │ │ │ ldrbtmi r4, [pc], #-2316 @ 136808 │ │ │ │ @@ -295072,16 +295072,16 @@ │ │ │ │ @ instruction: 0xf7fd4628 │ │ │ │ stmdbmi r6, {r0, r1, r2, r3, r6, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ rsbseq pc, r0, r7, lsl #2 │ │ │ │ @ instruction: 0xf0854479 │ │ │ │ strtmi pc, [r0], -fp, asr #30 │ │ │ │ svclt 0x0000bdf8 │ │ │ │ andseq r8, r8, lr, lsr lr │ │ │ │ - andeq r5, sl, lr, lsr #29 │ │ │ │ - andeq r5, sl, r0, lsr #29 │ │ │ │ + andeq r5, sl, sl, lsr #29 │ │ │ │ + muleq sl, ip, lr │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec8da48 <__bss_end__@@Base+0xfe988294> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bicslt r0, r8, r8, ror #31 │ │ │ │ @ instruction: 0x460e4f13 │ │ │ │ @ instruction: 0xf7fd4605 │ │ │ │ ldmdbmi r2, {r0, r2, r3, r4, r5, r6, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ @@ -295099,19 +295099,19 @@ │ │ │ │ @ instruction: 0xf6404b08 │ │ │ │ stmdbmi r8, {r0, r2, r4, r5, r6, r9, ip} │ │ │ │ ldrbtmi r4, [fp], #-2056 @ 0xfffff7f8 │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-798 @ 0xfffffce2 │ │ │ │ mrc 6, 5, APSR_nzcv, cr14, cr14, {6} │ │ │ │ andseq r8, r8, r8, ror #27 │ │ │ │ - andeq r5, sl, r0, ror lr │ │ │ │ - andeq r5, sl, r6, ror #28 │ │ │ │ - andeq r6, sp, sl, asr #30 │ │ │ │ - andeq r5, sl, r8, ror #16 │ │ │ │ - @ instruction: 0x000a59b6 │ │ │ │ + andeq r5, sl, ip, ror #28 │ │ │ │ + andeq r5, sl, r2, ror #28 │ │ │ │ + andeq r6, sp, r6, asr #30 │ │ │ │ + andeq r5, sl, r4, ror #16 │ │ │ │ + @ instruction: 0x000a59b2 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b8f8cc │ │ │ │ addlt r4, fp, sp, lsr sl │ │ │ │ @ instruction: 0x46064b3d │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @@ -295176,17 +295176,17 @@ │ │ │ │ mrc 6, 1, APSR_nzcv, cr10, cr14, {6} │ │ │ │ @ instruction: 0x001737d0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r8, ip, sl, lsr #15 │ │ │ │ @ instruction: 0xffffd011 │ │ │ │ andseq r3, r7, ip, lsl r7 │ │ │ │ @ instruction: 0x001c86f2 │ │ │ │ - andeq r6, sp, lr, lsr #28 │ │ │ │ - andeq r5, sl, ip, asr #14 │ │ │ │ - andeq r5, sl, sl, lsr #17 │ │ │ │ + andeq r6, sp, sl, lsr #28 │ │ │ │ + andeq r5, sl, r8, asr #14 │ │ │ │ + andeq r5, sl, r6, lsr #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec8dbec <__bss_end__@@Base+0xfe988438> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strmi r0, [fp], -r8, asr #31 │ │ │ │ bmi c08ea0 <__bss_end__@@Base+0x9036ec> │ │ │ │ ldrbtmi fp, [r9], #-139 @ 0xffffff75 │ │ │ │ ldmdavs r2, {r1, r3, r7, fp, ip, lr} │ │ │ │ @@ -295230,20 +295230,20 @@ │ │ │ │ @ instruction: 0xf6de4478 │ │ │ │ @ instruction: 0xf6deedc2 │ │ │ │ svclt 0x0000edcc │ │ │ │ andseq r3, r7, r6, lsr #13 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xffffe095 │ │ │ │ andseq r3, r7, ip, asr #12 │ │ │ │ - andeq r6, sp, r8, ror #26 │ │ │ │ - andeq r5, sl, r6, lsl #13 │ │ │ │ - andeq r5, sl, r4, ror #15 │ │ │ │ - andeq r6, sp, r0, asr sp │ │ │ │ - andeq r5, sl, lr, ror #12 │ │ │ │ - @ instruction: 0x000a57bc │ │ │ │ + andeq r6, sp, r4, ror #26 │ │ │ │ + andeq r5, sl, r2, lsl #13 │ │ │ │ + andeq r5, sl, r0, ror #15 │ │ │ │ + andeq r6, sp, ip, asr #26 │ │ │ │ + andeq r5, sl, sl, ror #12 │ │ │ │ + @ instruction: 0x000a57b8 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0018f8cc │ │ │ │ @ instruction: 0x4614b0b1 │ │ │ │ ldmcs r8!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8df461d │ │ │ │ @@ -295825,35 +295825,35 @@ │ │ │ │ andseq r2, r7, r4, asr #31 │ │ │ │ andseq r7, ip, r4, ror #30 │ │ │ │ andseq r7, ip, r8, asr pc │ │ │ │ andseq r7, ip, sl, asr #30 │ │ │ │ andseq r7, ip, r0, asr #30 │ │ │ │ andseq r7, ip, r0, lsl #30 │ │ │ │ @ instruction: 0x001c7dfe │ │ │ │ - andeq r6, sp, r8, ror #9 │ │ │ │ - andeq r4, sl, r6, lsl #28 │ │ │ │ - andeq r5, sl, ip, lsl r4 │ │ │ │ - ldrdeq r6, [sp], -r0 │ │ │ │ - andeq r4, sl, lr, ror #27 │ │ │ │ - strdeq r4, [sl], -ip │ │ │ │ - @ instruction: 0x000d64b8 │ │ │ │ - ldrdeq r4, [sl], -r6 │ │ │ │ - andeq r5, sl, ip, ror #7 │ │ │ │ - andeq r6, sp, r0, lsr #9 │ │ │ │ - @ instruction: 0x000a4dbe │ │ │ │ - andeq r4, sl, ip, asr #27 │ │ │ │ - andeq r6, sp, r8, lsl #9 │ │ │ │ - andeq r4, sl, r6, lsr #27 │ │ │ │ - strdeq r4, [sl], -r4 @ │ │ │ │ - andeq r6, sp, ip, ror #8 │ │ │ │ - andeq r4, sl, sl, lsl #27 │ │ │ │ - andeq r4, sl, r8, ror #29 │ │ │ │ - andeq r6, sp, r4, asr r4 │ │ │ │ - andeq r4, sl, r2, ror sp │ │ │ │ - andeq r5, sl, r0, ror #6 │ │ │ │ + andeq r6, sp, r4, ror #9 │ │ │ │ + andeq r4, sl, r2, lsl #28 │ │ │ │ + andeq r5, sl, r8, lsl r4 │ │ │ │ + andeq r6, sp, ip, asr #9 │ │ │ │ + andeq r4, sl, sl, ror #27 │ │ │ │ + strdeq r4, [sl], -r8 │ │ │ │ + @ instruction: 0x000d64b4 │ │ │ │ + ldrdeq r4, [sl], -r2 │ │ │ │ + andeq r5, sl, r8, ror #7 │ │ │ │ + muleq sp, ip, r4 │ │ │ │ + @ instruction: 0x000a4dba │ │ │ │ + andeq r4, sl, r8, asr #27 │ │ │ │ + andeq r6, sp, r4, lsl #9 │ │ │ │ + andeq r4, sl, r2, lsr #27 │ │ │ │ + strdeq r4, [sl], -r0 │ │ │ │ + andeq r6, sp, r8, ror #8 │ │ │ │ + andeq r4, sl, r6, lsl #27 │ │ │ │ + andeq r4, sl, r4, ror #29 │ │ │ │ + andeq r6, sp, r0, asr r4 │ │ │ │ + andeq r4, sl, lr, ror #26 │ │ │ │ + andeq r5, sl, ip, asr r3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ bl fec8e658 <__bss_end__@@Base+0xfe988ea4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldrdlt r0, [r9], r8 │ │ │ │ ldrsbgt pc, [r8], #-143 @ 0xffffff71 @ │ │ │ │ ldrsb pc, [r8], #-143 @ 0xffffff71 @ │ │ │ │ stmvs r1, {r8, r9, sp} │ │ │ │ @@ -295915,17 +295915,17 @@ │ │ │ │ ldrbtmi r7, [r8], #-829 @ 0xfffffcc3 │ │ │ │ stmda r6!, {r1, r2, r3, r4, r6, r7, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldmda r0!, {r1, r2, r3, r4, r6, r7, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0x00172bbe │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xffffe029 │ │ │ │ andseq r2, r7, ip, ror fp │ │ │ │ - muleq sp, sl, r2 │ │ │ │ - @ instruction: 0x000a4bb8 │ │ │ │ - andeq r4, sl, r6, lsl #26 │ │ │ │ + muleq sp, r6, r2 │ │ │ │ + @ instruction: 0x000a4bb4 │ │ │ │ + andeq r4, sl, r2, lsl #26 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c0f8cc │ │ │ │ ldmdbmi ip, {r0, r2, r3, r9, sl, lr}^ │ │ │ │ bmi 1848de0 <__bss_end__@@Base+0x154362c> │ │ │ │ addlt r4, r9, r9, ror r4 │ │ │ │ @@ -296021,20 +296021,20 @@ │ │ │ │ svclt 0x0000ef96 │ │ │ │ andseq r2, r7, r8, lsl fp │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r7, ip, r2, ror #21 │ │ │ │ andseq r7, ip, r4, asr #21 │ │ │ │ @ instruction: 0xffffdf29 │ │ │ │ andseq r2, r7, r6, ror #20 │ │ │ │ - andeq r6, sp, r4, lsl r1 │ │ │ │ - andeq r4, sl, r2, lsr sl │ │ │ │ - andeq r4, sl, r0, lsl #23 │ │ │ │ - strdeq r6, [sp], -r8 │ │ │ │ - andeq r4, sl, r6, lsl sl │ │ │ │ - andeq r4, sl, r4, ror fp │ │ │ │ + andeq r6, sp, r0, lsl r1 │ │ │ │ + andeq r4, sl, lr, lsr #20 │ │ │ │ + andeq r4, sl, ip, ror fp │ │ │ │ + strdeq r6, [sp], -r4 │ │ │ │ + andeq r4, sl, r2, lsl sl │ │ │ │ + andeq r4, sl, r0, ror fp │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0098f8cc │ │ │ │ ldrcs pc, [r0, #-2271]! @ 0xfffff721 │ │ │ │ @ instruction: 0xf8dfb093 │ │ │ │ ldrbtmi r3, [sl], #-1328 @ 0xfffffad0 │ │ │ │ @@ -296382,26 +296382,26 @@ │ │ │ │ andseq r7, ip, sl, lsl #12 │ │ │ │ @ instruction: 0xffffda95 │ │ │ │ @ instruction: 0x001c75b6 │ │ │ │ andseq r7, ip, r4, lsl #11 │ │ │ │ @ instruction: 0xffffda11 │ │ │ │ @ instruction: 0xffffd9f5 │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ - andeq r5, sp, ip, asr #23 │ │ │ │ - andeq r4, sl, sl, ror #9 │ │ │ │ - andeq r4, sl, r8, lsr r6 │ │ │ │ - @ instruction: 0x000d5bb4 │ │ │ │ - ldrdeq r4, [sl], -r2 │ │ │ │ - ldrdeq fp, [r9], -r8 │ │ │ │ - muleq sp, ip, fp │ │ │ │ - @ instruction: 0x000a44ba │ │ │ │ - andeq r4, sl, r8, lsl r6 │ │ │ │ - andeq r5, sp, r4, lsl #23 │ │ │ │ - andeq r4, sl, r2, lsr #9 │ │ │ │ - andeq r4, sl, r0, lsl #12 │ │ │ │ + andeq r5, sp, r8, asr #23 │ │ │ │ + andeq r4, sl, r6, ror #9 │ │ │ │ + andeq r4, sl, r4, lsr r6 │ │ │ │ + @ instruction: 0x000d5bb0 │ │ │ │ + andeq r4, sl, lr, asr #9 │ │ │ │ + ldrdeq fp, [r9], -r4 │ │ │ │ + muleq sp, r8, fp │ │ │ │ + @ instruction: 0x000a44b6 │ │ │ │ + andeq r4, sl, r4, lsl r6 │ │ │ │ + andeq r5, sp, r0, lsl #23 │ │ │ │ + muleq sl, lr, r4 │ │ │ │ + strdeq r4, [sl], -ip │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c0f8cc │ │ │ │ addlt r4, r9, r8, lsr sl │ │ │ │ ldrbtmi r4, [sl], #-2872 @ 0xfffff4c8 │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @@ -296460,20 +296460,20 @@ │ │ │ │ @ instruction: 0xf6ddec28 │ │ │ │ svclt 0x0000ec32 │ │ │ │ andseq r2, r7, sl, lsr #7 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xffffd807 │ │ │ │ andseq r7, ip, r6, asr r3 │ │ │ │ andseq r2, r7, r8, lsl r3 │ │ │ │ - andeq r5, sp, r4, lsr sl │ │ │ │ - andeq r4, sl, r2, asr r3 │ │ │ │ - @ instruction: 0x000a44b0 │ │ │ │ - andeq r5, sp, ip, lsl sl │ │ │ │ - andeq r4, sl, sl, lsr r3 │ │ │ │ - andeq r4, sl, r8, lsl #9 │ │ │ │ + andeq r5, sp, r0, lsr sl │ │ │ │ + andeq r4, sl, lr, asr #6 │ │ │ │ + andeq r4, sl, ip, lsr #9 │ │ │ │ + andeq r5, sp, r8, lsl sl │ │ │ │ + andeq r4, sl, r6, lsr r3 │ │ │ │ + andeq r4, sl, r4, lsl #9 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00a8f8cc │ │ │ │ strbpl pc, [ip, #2271] @ 0x8df @ │ │ │ │ @ instruction: 0xf8df4604 │ │ │ │ addlt r0, lr, ip, asr #11 │ │ │ │ @@ -296855,38 +296855,38 @@ │ │ │ │ andseq r7, ip, r8, asr #32 │ │ │ │ andseq r7, ip, r2 │ │ │ │ @ instruction: 0xffffd489 │ │ │ │ andseq r1, r7, ip, asr #31 │ │ │ │ andseq r1, r7, r8, lsr #31 │ │ │ │ @ instruction: 0xffffc94d │ │ │ │ andseq r7, r8, r2, lsl r4 │ │ │ │ - andeq r4, sl, ip, lsl #11 │ │ │ │ + andeq r4, sl, r8, lsl #11 │ │ │ │ @ instruction: 0x001c6df6 │ │ │ │ - andeq r5, sp, r2, ror #9 │ │ │ │ - andeq r3, sl, r0, lsl #28 │ │ │ │ - andeq r4, sl, r2, lsr #9 │ │ │ │ - andeq r5, sp, r0, asr #9 │ │ │ │ - ldrdeq r3, [sl], -lr │ │ │ │ - andeq r4, sl, r0, lsl #9 │ │ │ │ + ldrdeq r5, [sp], -lr │ │ │ │ + strdeq r3, [sl], -ip │ │ │ │ + muleq sl, lr, r4 │ │ │ │ + @ instruction: 0x000d54bc │ │ │ │ + ldrdeq r3, [sl], -sl │ │ │ │ + andeq r4, sl, ip, ror r4 │ │ │ │ andseq r6, ip, lr, lsr sp │ │ │ │ - andeq r5, sp, r0, ror r4 │ │ │ │ - andeq r3, sl, lr, lsl #27 │ │ │ │ - andeq r4, sl, ip, lsl #8 │ │ │ │ - andeq r5, sp, r8, asr r4 │ │ │ │ - andeq r3, sl, r6, ror sp │ │ │ │ - ldrdeq r3, [sl], -r4 │ │ │ │ - andeq r5, sp, ip, lsr r4 │ │ │ │ - andeq r3, sl, sl, asr sp │ │ │ │ - @ instruction: 0x000a3eb8 │ │ │ │ - andeq r5, sp, r4, lsr #8 │ │ │ │ - andeq r3, sl, r2, asr #26 │ │ │ │ - muleq sl, r8, r3 │ │ │ │ - andeq r5, sp, ip, lsl #8 │ │ │ │ - andeq r3, sl, sl, lsr #26 │ │ │ │ - andeq r3, sl, r0, lsl #31 │ │ │ │ + andeq r5, sp, ip, ror #8 │ │ │ │ + andeq r3, sl, sl, lsl #27 │ │ │ │ + andeq r4, sl, r8, lsl #8 │ │ │ │ + andeq r5, sp, r4, asr r4 │ │ │ │ + andeq r3, sl, r2, ror sp │ │ │ │ + ldrdeq r3, [sl], -r0 │ │ │ │ + andeq r5, sp, r8, lsr r4 │ │ │ │ + andeq r3, sl, r6, asr sp │ │ │ │ + @ instruction: 0x000a3eb4 │ │ │ │ + andeq r5, sp, r0, lsr #8 │ │ │ │ + andeq r3, sl, lr, lsr sp │ │ │ │ + muleq sl, r4, r3 │ │ │ │ + andeq r5, sp, r8, lsl #8 │ │ │ │ + andeq r3, sl, r6, lsr #26 │ │ │ │ + andeq r3, sl, ip, ror pc │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec8f67c <__bss_end__@@Base+0xfe989ec8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdavs r2, {r4, r5, r6, r7, r8, r9, sl, fp}^ │ │ │ │ andeq pc, r8, #18 │ │ │ │ ldrmi fp, [r5], -r8, lsl #30 │ │ │ │ blmi 5ec49c <__bss_end__@@Base+0x2e6ce8> │ │ │ │ @@ -296905,17 +296905,17 @@ │ │ │ │ vqdmulh.s d20, d1, d6 │ │ │ │ stmdbmi r6, {r2, r4, r5, r9, ip, sp} │ │ │ │ ldrbtmi r4, [fp], #-2054 @ 0xfffff7fa │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-887 @ 0xfffffc89 │ │ │ │ stmia r2!, {r0, r2, r3, r4, r6, r7, r9, sl, ip, sp, lr, pc} │ │ │ │ andseq r6, ip, r0, lsl #24 │ │ │ │ - andeq r5, sp, r2, lsl r3 │ │ │ │ - andeq r3, sl, r0, lsr ip │ │ │ │ - andeq r3, sl, lr, lsl #27 │ │ │ │ + andeq r5, sp, lr, lsl #6 │ │ │ │ + andeq r3, sl, ip, lsr #24 │ │ │ │ + andeq r3, sl, sl, lsl #27 │ │ │ │ ldreq r6, [r3, -r2, asr #16] │ │ │ │ ldrlt sp, [r0, #-1311] @ 0xfffffae1 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f8f8cc │ │ │ │ tstlt r9, r4, lsl #12 │ │ │ │ stmdblt fp, {r0, r1, r3, fp, ip, sp, lr}^ │ │ │ │ @@ -296933,16 +296933,16 @@ │ │ │ │ @ instruction: 0xf8d44770 │ │ │ │ @ instruction: 0xb13b3090 │ │ │ │ ldmdavs fp, {r0, r2, r8, fp, lr} │ │ │ │ @ instruction: 0xf8d44479 │ │ │ │ @ instruction: 0xf5010094 │ │ │ │ @ instruction: 0x4798717c │ │ │ │ ldclt 0, cr2, [r0, #-0] │ │ │ │ - muleq sl, r2, r7 │ │ │ │ - andeq r5, sp, r0, lsr #5 │ │ │ │ + andeq r1, sl, lr, lsl #15 │ │ │ │ + muleq sp, ip, r2 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0068f8cc │ │ │ │ strbcc pc, [r8, #2271] @ 0x8df @ │ │ │ │ @ instruction: 0xf8dfb09d │ │ │ │ @ instruction: 0xf8df25c8 │ │ │ │ @@ -297316,35 +297316,35 @@ │ │ │ │ svclt 0x0000ed78 │ │ │ │ andseq r6, ip, lr, lsl fp │ │ │ │ andseq r1, r7, ip, lsr #22 │ │ │ │ andseq r1, r7, r2, lsr #22 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r1, r7, r4, lsl #22 │ │ │ │ andseq r7, r8, r8, lsl #1 │ │ │ │ - andeq r4, sl, lr, lsl r2 │ │ │ │ + andeq r4, sl, sl, lsl r2 │ │ │ │ andeq r0, r0, r8, ror #12 │ │ │ │ andeq r0, r0, r8, asr sp │ │ │ │ andseq r6, ip, r6, asr sl │ │ │ │ muleq r0, ip, r8 │ │ │ │ mulseq r8, r0, pc @ │ │ │ │ @ instruction: 0xffffb4a7 │ │ │ │ andseq r6, ip, r2, asr r7 │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ andseq r6, ip, r8, ror r6 │ │ │ │ mulseq r8, sl, fp │ │ │ │ - andeq r3, sl, lr, asr #26 │ │ │ │ - andeq r4, sp, ip, ror #25 │ │ │ │ - andeq r3, sl, sl, lsl #12 │ │ │ │ - andeq r3, sl, ip, lsr #14 │ │ │ │ - ldrdeq r4, [sp], -r4 @ │ │ │ │ - strdeq r3, [sl], -r2 │ │ │ │ - andeq r3, sl, r4, asr #13 │ │ │ │ - @ instruction: 0x000d4cbc │ │ │ │ - ldrdeq r3, [sl], -sl │ │ │ │ - ldrdeq r3, [sl], -r4 │ │ │ │ + andeq r3, sl, sl, asr #26 │ │ │ │ + andeq r4, sp, r8, ror #25 │ │ │ │ + andeq r3, sl, r6, lsl #12 │ │ │ │ + andeq r3, sl, r8, lsr #14 │ │ │ │ + ldrdeq r4, [sp], -r0 │ │ │ │ + andeq r3, sl, lr, ror #11 │ │ │ │ + andeq r3, sl, r0, asr #13 │ │ │ │ + @ instruction: 0x000d4cb8 │ │ │ │ + ldrdeq r3, [sl], -r6 │ │ │ │ + ldrdeq r3, [sl], -r0 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec8fda4 <__bss_end__@@Base+0xfe98a5f0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi e7cb6c <__bss_end__@@Base+0xb773b8> │ │ │ │ ldrbtmi r4, [sl], #-3381 @ 0xfffff2cb │ │ │ │ ldmdavs r3, {r0, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ svclt 0x00842b01 │ │ │ │ @@ -297398,21 +297398,21 @@ │ │ │ │ @ instruction: 0xf083708c │ │ │ │ andcs pc, r0, r5, lsr #26 │ │ │ │ svclt 0x0000bd70 │ │ │ │ andseq r6, ip, r2, ror #9 │ │ │ │ @ instruction: 0x001714f0 │ │ │ │ andseq r6, r8, r8, ror #23 │ │ │ │ andseq r6, r8, r4, ror sl │ │ │ │ - andeq r3, sl, r2, lsl #25 │ │ │ │ + andeq r3, sl, lr, ror ip │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ andseq r6, ip, r4, lsr #9 │ │ │ │ andseq r6, r8, lr, ror #19 │ │ │ │ - andeq r3, sl, r8, lsl ip │ │ │ │ + andeq r3, sl, r4, lsl ip │ │ │ │ @ instruction: 0x001869d6 │ │ │ │ - andeq r3, sl, r8, lsr #23 │ │ │ │ + andeq r3, sl, r4, lsr #23 │ │ │ │ svclt 0x00004770 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec8feb8 <__bss_end__@@Base+0xfe98a704> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strmi r0, [r6], -r8, ror #31 │ │ │ │ strmi r2, [pc], -r7 │ │ │ │ @ instruction: 0xf0854615 │ │ │ │ @@ -297508,15 +297508,15 @@ │ │ │ │ cdp2 0, 3, cr15, cr4, cr5, {4} │ │ │ │ ldrb r2, [r6, r2] │ │ │ │ bl f69a8 │ │ │ │ andseq r1, r7, lr, lsl #7 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r1, r7, ip, ror r3 │ │ │ │ andeq r0, r0, ip, lsr #26 │ │ │ │ - ldrdeq r3, [sl], -r4 │ │ │ │ + ldrdeq r3, [sl], -r0 │ │ │ │ @ instruction: 0x00186ab2 │ │ │ │ @ instruction: 0x001712ba │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ bl fec9005c <__bss_end__@@Base+0xfe98a8a8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 67ce24 <__bss_end__@@Base+0x377670> │ │ │ │ blmi 6a5074 <__bss_end__@@Base+0x39f8c0> │ │ │ │ @@ -297539,17 +297539,17 @@ │ │ │ │ ldrbtmi r4, [fp], #-2056 @ 0xfffff7f8 │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl fee76a24 <__bss_end__@@Base+0xfeb71270> │ │ │ │ bl ff0f6a28 <__bss_end__@@Base+0xfedf1274> │ │ │ │ andseq r1, r7, r8, lsr r2 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r1, r7, ip, lsl r2 │ │ │ │ - muleq sp, r2, sp │ │ │ │ - andeq r3, sl, r8, lsl #21 │ │ │ │ - andeq r3, sl, r6, lsr #21 │ │ │ │ + andeq r4, sp, lr, lsl #27 │ │ │ │ + andeq r3, sl, r4, lsl #21 │ │ │ │ + andeq r3, sl, r2, lsr #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ bl fec900d8 <__bss_end__@@Base+0xfe98a924> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 63cea0 <__bss_end__@@Base+0x3376ec> │ │ │ │ blmi 6650f0 <__bss_end__@@Base+0x35f93c> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ movwls r6, #6171 @ 0x181b │ │ │ │ @@ -297569,17 +297569,17 @@ │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-800 @ 0xfffffce0 │ │ │ │ bl 1f76a9c <__bss_end__@@Base+0x1c712e8> │ │ │ │ bl fe1f6aa0 <__bss_end__@@Base+0xfdef12ec> │ │ │ │ @ instruction: 0x001711bc │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r1, r7, r0, lsr #3 │ │ │ │ - andeq r4, sp, ip, lsl sp │ │ │ │ - andeq r3, sl, r2, lsl sl │ │ │ │ - andeq r3, sl, lr, lsr #20 │ │ │ │ + andeq r4, sp, r8, lsl sp │ │ │ │ + andeq r3, sl, lr, lsl #20 │ │ │ │ + andeq r3, sl, sl, lsr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ bl fec90150 <__bss_end__@@Base+0xfe98a99c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 63cf18 <__bss_end__@@Base+0x337764> │ │ │ │ blmi 665168 <__bss_end__@@Base+0x35f9b4> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ movwls r6, #6171 @ 0x181b │ │ │ │ @@ -297599,47 +297599,47 @@ │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ bl 1076b14 <__bss_end__@@Base+0xd71360> │ │ │ │ bl 12f6b18 <__bss_end__@@Base+0xff1364> │ │ │ │ andseq r1, r7, r4, asr #2 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r1, r7, r8, lsr #2 │ │ │ │ - andeq r4, sp, r4, lsr #25 │ │ │ │ - muleq sl, sl, r9 │ │ │ │ - @ instruction: 0x000a39b6 │ │ │ │ + andeq r4, sp, r0, lsr #25 │ │ │ │ + muleq sl, r6, r9 │ │ │ │ + @ instruction: 0x000a39b2 │ │ │ │ strmi fp, [sl], -r8, asr #2 │ │ │ │ andcs fp, r0, #1073741832 @ 0x40000008 │ │ │ │ ldrmi r2, [r1], -r1, lsl #6 │ │ │ │ ldclt 0, cr15, [r2, #532] @ 0x214 │ │ │ │ @ instruction: 0xf0852303 │ │ │ │ ldrlt fp, [r0, #-3471] @ 0xfffff271 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f8f8cc │ │ │ │ addscs r4, r4, #4, 22 @ 0x1000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-840 @ 0xfffffcb8 │ │ │ │ bl 5f6b68 <__bss_end__@@Base+0x2f13b4> │ │ │ │ - andeq r4, sp, r0, asr ip │ │ │ │ - andeq r3, sl, r6, asr #18 │ │ │ │ - andeq r3, sl, r2, ror #18 │ │ │ │ + andeq r4, sp, ip, asr #24 │ │ │ │ + andeq r3, sl, r2, asr #18 │ │ │ │ + andeq r3, sl, lr, asr r9 │ │ │ │ @ instruction: 0xf085b108 │ │ │ │ strlt fp, [r8, #-3399] @ 0xfffff2b9 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f8f8cc │ │ │ │ rsbscs r4, ip, #4, 22 @ 0x1000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ b fff76b9c <__bss_end__@@Base+0xffc713e8> │ │ │ │ - andeq r4, sp, ip, lsl ip │ │ │ │ - andeq r3, sl, r2, lsl r9 │ │ │ │ - andeq r3, sl, lr, lsr #18 │ │ │ │ + andeq r4, sp, r8, lsl ip │ │ │ │ + andeq r3, sl, lr, lsl #18 │ │ │ │ + andeq r3, sl, sl, lsr #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ bl fec90240 <__bss_end__@@Base+0xfe98aa8c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 63d008 <__bss_end__@@Base+0x337854> │ │ │ │ blmi 665258 <__bss_end__@@Base+0x35faa4> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ movwls r6, #6171 @ 0x181b │ │ │ │ @@ -297659,17 +297659,17 @@ │ │ │ │ cmncc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf6dc4478 │ │ │ │ @ instruction: 0xf6dceac6 │ │ │ │ svclt 0x0000ead0 │ │ │ │ andseq r1, r7, r4, asr r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r1, r7, sl, lsr r0 │ │ │ │ - @ instruction: 0x000d4bb6 │ │ │ │ - andeq r3, sl, ip, lsr #17 │ │ │ │ - andeq r3, sl, r8, asr #17 │ │ │ │ + @ instruction: 0x000d4bb2 │ │ │ │ + andeq r3, sl, r8, lsr #17 │ │ │ │ + andeq r3, sl, r4, asr #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ bl fec902b8 <__bss_end__@@Base+0xfe98ab04> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 63d080 <__bss_end__@@Base+0x3378cc> │ │ │ │ blmi 6652d0 <__bss_end__@@Base+0x35fb1c> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ movwls r6, #6171 @ 0x181b │ │ │ │ @@ -297689,17 +297689,17 @@ │ │ │ │ orrcc r4, r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf6dc4478 │ │ │ │ @ instruction: 0xf6dcea8a │ │ │ │ svclt 0x0000ea94 │ │ │ │ @ instruction: 0x00170fdc │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r0, r7, r2, asr #31 │ │ │ │ - andeq r4, sp, lr, lsr fp │ │ │ │ - andeq r3, sl, r4, lsr r8 │ │ │ │ - andeq r3, sl, r0, asr r8 │ │ │ │ + andeq r4, sp, sl, lsr fp │ │ │ │ + andeq r3, sl, r0, lsr r8 │ │ │ │ + andeq r3, sl, ip, asr #16 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec90330 <__bss_end__@@Base+0xfe98ab7c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ cdpmi 15, 0, cr0, cr14, cr8, {7} │ │ │ │ strmi r1, [ip], -pc, asr #24 │ │ │ │ ldrbtmi r4, [lr], #-1541 @ 0xfffff9fb │ │ │ │ andcc lr, r0, #3506176 @ 0x358000 │ │ │ │ @@ -297737,18 +297737,18 @@ │ │ │ │ eorscs r4, r7, #7168 @ 0x1c00 │ │ │ │ stmdami r8, {r0, r1, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf6dc4478 │ │ │ │ svclt 0x0000ea26 │ │ │ │ andseq r6, ip, r4, lsl #1 │ │ │ │ andseq r6, r8, r8, lsr #13 │ │ │ │ - andeq r3, sl, r2, lsl #16 │ │ │ │ - andeq r4, sp, ip, lsl fp │ │ │ │ - muleq sl, r6, r7 │ │ │ │ - @ instruction: 0x000a37b8 │ │ │ │ + strdeq r3, [sl], -lr │ │ │ │ + andeq r4, sp, r8, lsl fp │ │ │ │ + muleq sl, r2, r7 │ │ │ │ + @ instruction: 0x000a37b4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec903f4 <__bss_end__@@Base+0xfe98ac40> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmib r1, {r3, r4, r5, r6, r7, r8, r9, sl, fp}^ │ │ │ │ ldmib r1, {r0, sl}^ │ │ │ │ stmdavs r1!, {r0, r1, r8, r9, sp} │ │ │ │ @ instruction: 0xf1a16a84 │ │ │ │ @@ -297998,15 +297998,15 @@ │ │ │ │ pop {r2, r8, sp} │ │ │ │ @ instruction: 0xf0004010 │ │ │ │ stmdbmi r4, {r0, r1, r3, r4, r5, r6, r8, sl, fp, ip, sp, pc} │ │ │ │ pop {r2, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-16 │ │ │ │ @ instruction: 0xf0834478 │ │ │ │ svclt 0x0000b86b │ │ │ │ - ldrdeq r3, [sl], -sl │ │ │ │ + ldrdeq r3, [sl], -r6 │ │ │ │ andseq r6, r8, r0, lsr #5 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec90800 <__bss_end__@@Base+0xfe98b04c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 93d548 <__bss_end__@@Base+0x637d94> │ │ │ │ blmi 96582c <__bss_end__@@Base+0x660078> │ │ │ │ ldrbtmi r4, [sl], #-1550 @ 0xfffff9f2 │ │ │ │ @@ -298217,15 +298217,15 @@ │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ cdp2 0, 11, cr15, cr14, cr2, {4} │ │ │ │ ldr r6, [lr, fp, lsr #16] │ │ │ │ mrc 6, 3, APSR_nzcv, cr2, cr11, {6} │ │ │ │ andseq r0, r7, r4, ror r8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r0, r7, sl, lsl #16 │ │ │ │ - andeq r3, sl, r0, lsl #1 │ │ │ │ + andeq r3, sl, ip, ror r0 │ │ │ │ andseq r5, r8, r6, asr #30 │ │ │ │ andle r0, r6, fp, lsl #15 │ │ │ │ stmdale r3!, {r0, r7, fp, sp} │ │ │ │ ldrbtmi r4, [fp], #-2841 @ 0xfffff4e7 │ │ │ │ eoreq pc, r0, r3, asr r8 @ │ │ │ │ stmdblt r1, {r4, r5, r6, r8, r9, sl, lr}^ │ │ │ │ ldmdale fp, {r0, r7, fp, sp} │ │ │ │ @@ -298247,16 +298247,16 @@ │ │ │ │ andscs r4, sl, r0, ror r7 │ │ │ │ andscs r4, r5, r0, ror r7 │ │ │ │ andscs r4, r6, r0, ror r7 │ │ │ │ andscs r4, r8, r0, ror r7 │ │ │ │ andcs r4, r3, r0, ror r7 │ │ │ │ andcs r4, r1, r0, ror r7 │ │ │ │ svclt 0x00004770 │ │ │ │ - andeq r4, sp, sl, lsl #7 │ │ │ │ - andeq r4, sp, sl, ror r3 │ │ │ │ + andeq r4, sp, r6, lsl #7 │ │ │ │ + andeq r4, sp, r6, ror r3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec90be4 <__bss_end__@@Base+0xfe98b430> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdavs r5, {r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ @ instruction: 0x4604b1f5 │ │ │ │ ldmdami r4, {r0, r1, r4, r8, fp, lr} │ │ │ │ strtmi r4, [r2], -fp, lsr #12 │ │ │ │ @@ -298274,19 +298274,19 @@ │ │ │ │ stmib r4, {r2, r4, r8, sp, lr}^ │ │ │ │ ldclt 5, cr3, [r8, #-0] │ │ │ │ addscs r4, r8, #6144 @ 0x1800 │ │ │ │ stmdami r7, {r1, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf6db4478 │ │ │ │ svclt 0x0000edf0 │ │ │ │ - andeq r3, sl, r8, lsr r0 │ │ │ │ + andeq r3, sl, r4, lsr r0 │ │ │ │ andseq r5, r8, sl, lsr #29 │ │ │ │ - andeq r4, sp, r0, ror #13 │ │ │ │ - andeq r2, sl, sl, asr #31 │ │ │ │ - andeq r2, sl, ip, ror #31 │ │ │ │ + ldrdeq r4, [sp], -ip │ │ │ │ + andeq r2, sl, r6, asr #31 │ │ │ │ + andeq r2, sl, r8, ror #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec90c5c <__bss_end__@@Base+0xfe98b4a8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ ldmdblt r0, {r0, r1, r9, sl, lr} │ │ │ │ ldmvs fp, {r1, r5, sp, lr, pc} │ │ │ │ ldcvc 1, cr11, [sl, #-108] @ 0xffffff94 │ │ │ │ @@ -298307,17 +298307,17 @@ │ │ │ │ blcs 153d18 │ │ │ │ ldclt 1, cr13, [r8, #-1000]! @ 0xfffffc18 │ │ │ │ subscs r4, r7, #4, 22 @ 0x1000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ stc 6, cr15, [ip, #876]! @ 0x36c │ │ │ │ - andeq r4, sp, ip, asr r6 │ │ │ │ - andeq r2, sl, r6, asr #30 │ │ │ │ - andeq r2, sl, r6, lsl #31 │ │ │ │ + andeq r4, sp, r8, asr r6 │ │ │ │ + andeq r2, sl, r2, asr #30 │ │ │ │ + andeq r2, sl, r2, lsl #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec90cd8 <__bss_end__@@Base+0xfe98b524> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0ff0 │ │ │ │ @ instruction: 0x460dc030 │ │ │ │ stmdbmi fp, {r2, r9, sl, lr} │ │ │ │ @ instruction: 0x460244fc │ │ │ │ @@ -298327,15 +298327,15 @@ │ │ │ │ @ instruction: 0xb1257525 │ │ │ │ @ instruction: 0xf7ff4620 │ │ │ │ andcs pc, r0, r9, lsr #31 │ │ │ │ stmiavs r0!, {r3, r4, r5, r8, sl, fp, ip, sp, pc} │ │ │ │ @ instruction: 0xffa4f7ff │ │ │ │ ldclt 0, cr2, [r8, #-0] │ │ │ │ @ instruction: 0x00185dbc │ │ │ │ - andeq r2, sl, r8, ror #30 │ │ │ │ + andeq r2, sl, r4, ror #30 │ │ │ │ ldrlt fp, [r8, #-497]! @ 0xfffffe0f │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f0f8cc │ │ │ │ strmi r4, [ip], -r5, lsl #12 │ │ │ │ stccs 6, cr4, [r0], {40} @ 0x28 │ │ │ │ stmdavs fp!, {r3, r8, r9, fp, ip, lr, pc} │ │ │ │ @@ -298417,22 +298417,22 @@ │ │ │ │ @ instruction: 0xf6db4478 │ │ │ │ stmdami fp, {r2, r3, r4, r6, r7, sl, fp, sp, lr, pc} │ │ │ │ ldrbtmi r4, [r8], #-2315 @ 0xfffff6f5 │ │ │ │ eorscc r4, r8, r9, ror r4 │ │ │ │ stc2 0, cr15, [r8, #-520]! @ 0xfffffdf8 │ │ │ │ ldrsbtcc pc, [r8], r4 @ │ │ │ │ svclt 0x0000deff │ │ │ │ - ldrdeq r4, [sp], -r0 │ │ │ │ - @ instruction: 0x000a2dba │ │ │ │ - andeq r2, sl, lr, asr lr │ │ │ │ - @ instruction: 0x000d44ba │ │ │ │ - andeq r2, sl, r4, lsr #27 │ │ │ │ - andeq r2, sl, r4, ror #27 │ │ │ │ + andeq r4, sp, ip, asr #9 │ │ │ │ + @ instruction: 0x000a2db6 │ │ │ │ + andeq r2, sl, sl, asr lr │ │ │ │ + @ instruction: 0x000d44b6 │ │ │ │ + andeq r2, sl, r0, lsr #27 │ │ │ │ + andeq r2, sl, r0, ror #27 │ │ │ │ andseq r5, r8, sl, lsr ip │ │ │ │ - andeq r2, sl, r4, lsl #28 │ │ │ │ + andeq r2, sl, r0, lsl #28 │ │ │ │ ldrdgt pc, [r8], -r1 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ ldrmi r6, [r4, #2062]! @ 0x80e │ │ │ │ ldrtmi sp, [r3], -r5, lsl #20 │ │ │ │ andgt pc, r0, r1, asr #17 │ │ │ │ strbtmi r6, [r6], -lr, lsl #1 │ │ │ │ stmiavs ip, {r2, r3, r4, r7, r9, sl, lr}^ │ │ │ │ @@ -298535,30 +298535,30 @@ │ │ │ │ ldcllt 0, cr11, [r0, #-16]! │ │ │ │ stmdbmi r5, {r2, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1144 @ 0xfffffb88 │ │ │ │ @ instruction: 0xf0823038 │ │ │ │ @ instruction: 0xf8d4fc3d │ │ │ │ cdple 0, 15, cr3, cr15, cr8, {5} │ │ │ │ andseq r5, r8, r4, ror #20 │ │ │ │ - andeq r2, sl, lr, lsr #24 │ │ │ │ + andeq r2, sl, sl, lsr #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec91060 <__bss_end__@@Base+0xfe98b8ac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff8 │ │ │ │ stmiavs r4!, {r5, r9, sl, lr} │ │ │ │ mvnsle r2, r0, lsl #24 │ │ │ │ ldrdcc pc, [r4], r0 @ │ │ │ │ @ instruction: 0xbd10b903 │ │ │ │ stmdbmi r5, {r2, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1144 @ 0xfffffb88 │ │ │ │ @ instruction: 0xf0823038 │ │ │ │ @ instruction: 0x4620fc1f │ │ │ │ svclt 0x0000bd10 │ │ │ │ andseq r5, r8, r8, lsr #20 │ │ │ │ - strdeq r2, [sl], -r2 @ │ │ │ │ + andeq r2, sl, lr, ror #23 │ │ │ │ stmibvs r0, {r0, r1, r7, fp, sp, lr} │ │ │ │ ldmibvs sl, {r0, r1, r5, r8, ip, sp, pc} │ │ │ │ ldrmi r6, [r0], #-2203 @ 0xfffff765 │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ svclt 0x00004770 │ │ │ │ stmibvs r0, {r0, r1, r7, fp, sp, lr}^ │ │ │ │ ldmibvs sl, {r0, r1, r5, r8, ip, sp, pc}^ │ │ │ │ @@ -298602,15 +298602,15 @@ │ │ │ │ ldclt 0, cr6, [r8, #-116]! @ 0xffffff8c │ │ │ │ stmdbmi r5, {r2, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1144 @ 0xfffffb88 │ │ │ │ @ instruction: 0xf0823038 │ │ │ │ @ instruction: 0xf8d4fbb7 │ │ │ │ mrcle 0, 7, r3, cr15, cr8, {5} │ │ │ │ andseq r5, r8, r8, asr r9 │ │ │ │ - andeq r2, sl, r2, lsr #22 │ │ │ │ + andeq r2, sl, lr, lsl fp │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec9116c <__bss_end__@@Base+0xfe98b9b8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ stmiavs r4!, {r0, r1, r5, r9, sl, lr} │ │ │ │ mvnsle r2, r0, lsl #24 │ │ │ │ ldrdeq pc, [r4], r3 @ │ │ │ │ @@ -298631,15 +298631,15 @@ │ │ │ │ mvnle r2, r0, lsl #22 │ │ │ │ stmdami r4, {r0, r3, r4, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ ldrbtmi r4, [r8], #-2308 @ 0xfffff6fc │ │ │ │ eorscc r4, r8, r9, ror r4 │ │ │ │ blx 20761d6 <__bss_end__@@Base+0x1d70a22> │ │ │ │ svclt 0x0000e7f1 │ │ │ │ andseq r5, r8, r2, ror #17 │ │ │ │ - andeq r2, sl, ip, lsr #21 │ │ │ │ + andeq r2, sl, r8, lsr #21 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e0f8cc │ │ │ │ @ instruction: 0x8708e9dd │ │ │ │ strmi fp, [r9], r0, lsr #7 │ │ │ │ biccs r4, ip, r4, lsl #12 │ │ │ │ @@ -298683,15 +298683,15 @@ │ │ │ │ stmdami r5, {r4, r8, sl, fp, ip, sp, pc} │ │ │ │ ldrbtmi r4, [r8], #-2309 @ 0xfffff6fb │ │ │ │ eorscc r4, r8, r9, ror r4 │ │ │ │ blx 6f62a2 <__bss_end__@@Base+0x3f0aee> │ │ │ │ umullscc pc, r1, r4, r8 @ │ │ │ │ svclt 0x0000deff │ │ │ │ andseq r5, r8, r6, lsl r8 │ │ │ │ - andeq r2, sl, r0, ror #19 │ │ │ │ + ldrdeq r2, [sl], -ip │ │ │ │ blcs 3c19d8 <__bss_end__@@Base+0xbc224> │ │ │ │ @ instruction: 0x310cbf9a │ │ │ │ eoreq pc, r1, r0, asr r8 @ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ ldclcc 1, cr15, [pc], #4 @ 13a0c0 │ │ │ │ svceq 0x000af1bc │ │ │ │ bl 169f30 │ │ │ │ @@ -298830,15 +298830,15 @@ │ │ │ │ str r0, [r1, r8, lsr #1] │ │ │ │ stmdbmi r5, {r2, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1144 @ 0xfffffb88 │ │ │ │ @ instruction: 0xf0823038 │ │ │ │ @ instruction: 0xf8d4f9ef │ │ │ │ cdple 0, 15, cr3, cr15, cr8, {5} │ │ │ │ andseq r5, r8, r8, asr #11 │ │ │ │ - muleq sl, r2, r7 │ │ │ │ + andeq r2, sl, lr, lsl #15 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec914fc <__bss_end__@@Base+0xfe98bd48> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46060ff0 │ │ │ │ strtmi r4, [r5], -r4, lsl #12 │ │ │ │ stccs 8, cr6, [r0], {164} @ 0xa4 │ │ │ │ @ instruction: 0xf8d5d1fb │ │ │ │ @@ -298851,15 +298851,15 @@ │ │ │ │ ldcllt 0, cr6, [r0, #-720]! @ 0xfffffd30 │ │ │ │ stmdbmi r5, {r2, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1144 @ 0xfffffb88 │ │ │ │ @ instruction: 0xf0823038 │ │ │ │ @ instruction: 0xf8d4f9c5 │ │ │ │ mrcle 0, 7, r3, cr15, cr4, {5} │ │ │ │ andseq r5, r8, r4, ror r5 │ │ │ │ - andeq r2, sl, lr, lsr r7 │ │ │ │ + andeq r2, sl, sl, lsr r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec91550 <__bss_end__@@Base+0xfe98bd9c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff8 │ │ │ │ stmiavs r4!, {r0, r1, r5, r9, sl, lr} │ │ │ │ mvnsle r2, r0, lsl #24 │ │ │ │ ldrdcs pc, [r4], r3 @ │ │ │ │ @@ -298867,15 +298867,15 @@ │ │ │ │ ldclt 0, cr0, [r0, #-672] @ 0xfffffd60 │ │ │ │ stmdbmi r5, {r2, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1144 @ 0xfffffb88 │ │ │ │ @ instruction: 0xf0823038 │ │ │ │ @ instruction: 0xf8d4f9a5 │ │ │ │ cdple 0, 15, cr3, cr15, cr8, {5} │ │ │ │ andseq r5, r8, r4, lsr r5 │ │ │ │ - strdeq r2, [sl], -lr │ │ │ │ + strdeq r2, [sl], -sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec91590 <__bss_end__@@Base+0xfe98bddc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strdcs r0, [ip, #240] @ 0xf0 │ │ │ │ andcs r4, r1, r5, lsl #12 │ │ │ │ svc 0x0084f6db │ │ │ │ cmnlt r8, r4, lsl #12 │ │ │ │ @@ -299379,15 +299379,15 @@ │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ @ instruction: 0xf7ff2101 │ │ │ │ stmdbmi r4, {r0, r4, r5, r7, r9, fp, ip, sp, pc} │ │ │ │ stmdami r4, {r1, r5, r9, sl, lr} │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc2 0, cr15, [r2, #516]! @ 0x204 │ │ │ │ ldclt 0, cr2, [r0, #-0] │ │ │ │ - andeq r1, sl, r4, lsl #31 │ │ │ │ + andeq r1, sl, r0, lsl #31 │ │ │ │ andseq r5, r8, lr, ror #5 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b0f8cc │ │ │ │ addlt r4, ip, r7, asr #20 │ │ │ │ strmi r4, [r4], -r7, asr #22 │ │ │ │ @@ -299460,15 +299460,15 @@ │ │ │ │ @ instruction: 0x87f0e8bd │ │ │ │ bvs acc778 <__bss_end__@@Base+0x7c6fc4> │ │ │ │ strb r3, [ip, r4, lsl #28] │ │ │ │ ldc 6, cr15, [ip], #872 @ 0x368 │ │ │ │ @ instruction: 0x0016f4fc │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r5, r8, r0, lsl r2 │ │ │ │ - andeq r1, sl, r0, asr #29 │ │ │ │ + @ instruction: 0x000a1ebc │ │ │ │ andseq pc, r6, r8, lsl #8 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c0f8cc │ │ │ │ blmi d8c560 <__bss_end__@@Base+0xa86dac> │ │ │ │ bmi d8c53c <__bss_end__@@Base+0xa86d88> │ │ │ │ @@ -299564,17 +299564,17 @@ │ │ │ │ stmdbmi r7, {r0, r1, r2, r3, r7, r9, ip, sp, lr} │ │ │ │ ldrbtmi r4, [fp], #-2055 @ 0xfffff7f9 │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl ff9789c4 <__bss_end__@@Base+0xff673210> │ │ │ │ andseq pc, r6, r0, asr #5 │ │ │ │ andeq r0, r0, r8, lsr lr │ │ │ │ andeq r0, r0, r4, asr #24 │ │ │ │ - andeq r3, sp, r2, lsr #6 │ │ │ │ - ldrdeq r1, [sl], -r4 │ │ │ │ - strdeq r1, [sl], -r6 │ │ │ │ + andeq r3, sp, lr, lsl r3 │ │ │ │ + ldrdeq r1, [sl], -r0 │ │ │ │ + strdeq r1, [sl], -r2 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c0f8cc │ │ │ │ bmi dcc6e0 <__bss_end__@@Base+0xac6f2c> │ │ │ │ blmi dcc8ec <__bss_end__@@Base+0xac7138> │ │ │ │ addlt r4, r7, sl, ror r4 │ │ │ │ @@ -299670,17 +299670,17 @@ │ │ │ │ ldrbtmi r4, [fp], #-2056 @ 0xfffff7f8 │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf6da4478 │ │ │ │ svclt 0x0000eb0e │ │ │ │ andseq pc, r6, r2, lsl r1 @ │ │ │ │ andeq r0, r0, r0, lsr #15 │ │ │ │ andeq r0, r0, r4, ror #22 │ │ │ │ - andeq r3, sp, lr, ror r1 │ │ │ │ - andeq r1, sl, r0, lsr fp │ │ │ │ - andeq r1, sl, r8, ror fp │ │ │ │ + andeq r3, sp, sl, ror r1 │ │ │ │ + andeq r1, sl, ip, lsr #22 │ │ │ │ + andeq r1, sl, r4, ror fp │ │ │ │ ldrlt fp, [r0, #-808] @ 0xfffffcd8 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f8f8cc │ │ │ │ ldrdmi pc, [r4], r0 @ │ │ │ │ stceq 1, cr15, [r5], {164} @ 0xa4 │ │ │ │ svceq 0x0001f1bc │ │ │ │ @@ -300575,16 +300575,16 @@ │ │ │ │ @ instruction: 0xf50dd103 │ │ │ │ andlt r5, r2, r0, lsl #27 │ │ │ │ @ instruction: 0xf6d9bd70 │ │ │ │ svclt 0x0000ec08 │ │ │ │ andseq lr, r6, ip, ror #5 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x0016e2da │ │ │ │ - andeq r6, r9, r2, lsr pc │ │ │ │ - @ instruction: 0x000a0db8 │ │ │ │ + andeq r6, r9, lr, lsr #30 │ │ │ │ + @ instruction: 0x000a0db4 │ │ │ │ andeq r0, r0, r8, lsr #26 │ │ │ │ mulseq r6, ip, r2 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec9304c <__bss_end__@@Base+0xfe98d898> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmdbmi fp!, {r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ ldmdami fp!, {r2, r9, sl, lr} │ │ │ │ @@ -300642,38 +300642,38 @@ │ │ │ │ ldmdami sl, {r4, r5, r6, r8, sl, fp, ip, sp, pc} │ │ │ │ ldcllt 4, cr4, [r0, #-480]! @ 0xfffffe20 │ │ │ │ ldrbtmi r4, [r8], #-2073 @ 0xfffff7e7 │ │ │ │ ldmdami r9, {r4, r5, r6, r8, sl, fp, ip, sp, pc} │ │ │ │ ldcllt 4, cr4, [r0, #-480]! @ 0xfffffe20 │ │ │ │ ldrbtmi r4, [r8], #-2072 @ 0xfffff7e8 │ │ │ │ svclt 0x0000bd70 │ │ │ │ - andeq r0, sl, sl, asr sp │ │ │ │ + andeq r0, sl, r6, asr sp │ │ │ │ andseq r4, r8, r4, asr #32 │ │ │ │ - strdeq r6, [r9], -r8 │ │ │ │ - andeq r0, sl, r0, asr #26 │ │ │ │ - andeq r0, sl, r6, lsr sp │ │ │ │ - andeq r0, sl, r6, lsr #26 │ │ │ │ - andeq fp, r9, r8, asr #31 │ │ │ │ - andeq sl, r9, sl, lsl #21 │ │ │ │ - andeq r0, sl, r6, lsl sp │ │ │ │ - muleq r9, sl, r1 │ │ │ │ - andeq r0, sl, r2, lsl #26 │ │ │ │ - strdeq r0, [sl], -sl │ │ │ │ - strdeq r0, [sl], -r2 │ │ │ │ - andeq fp, r9, r2, ror fp │ │ │ │ - andeq sl, r9, ip, lsr sl │ │ │ │ - andeq r7, r9, sl │ │ │ │ - andeq fp, r9, r8, ror #23 │ │ │ │ - andeq fp, r9, r2, ror #30 │ │ │ │ - strdeq r6, [r9], -r8 │ │ │ │ - andeq ip, r9, lr, lsr #2 │ │ │ │ - andeq ip, r9, r8, ror r1 │ │ │ │ - andeq ip, r9, r2, lsr #2 │ │ │ │ - andeq r0, sl, r4, ror ip │ │ │ │ - andeq fp, r9, r6, asr #21 │ │ │ │ + strdeq r6, [r9], -r4 │ │ │ │ + andeq r0, sl, ip, lsr sp │ │ │ │ + andeq r0, sl, r2, lsr sp │ │ │ │ + andeq r0, sl, r2, lsr #26 │ │ │ │ + andeq fp, r9, r4, asr #31 │ │ │ │ + andeq sl, r9, r6, lsl #21 │ │ │ │ + andeq r0, sl, r2, lsl sp │ │ │ │ + muleq r9, r6, r1 │ │ │ │ + strdeq r0, [sl], -lr │ │ │ │ + strdeq r0, [sl], -r6 │ │ │ │ + andeq r0, sl, lr, ror #25 │ │ │ │ + andeq fp, r9, lr, ror #22 │ │ │ │ + andeq sl, r9, r8, lsr sl │ │ │ │ + andeq r7, r9, r6 │ │ │ │ + andeq fp, r9, r4, ror #23 │ │ │ │ + andeq fp, r9, lr, asr pc │ │ │ │ + strdeq r6, [r9], -r4 │ │ │ │ + andeq ip, r9, sl, lsr #2 │ │ │ │ + andeq ip, r9, r4, ror r1 │ │ │ │ + andeq ip, r9, lr, lsl r1 │ │ │ │ + andeq r0, sl, r0, ror ip │ │ │ │ + andeq fp, r9, r2, asr #21 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b8f8cc │ │ │ │ @ instruction: 0xf00bb089 │ │ │ │ smlattcs r4, r7, lr, pc @ │ │ │ │ eorcs r4, r2, r0, lsl #13 │ │ │ │ @@ -300771,18 +300771,18 @@ │ │ │ │ blls 1f771c │ │ │ │ ldrtmi r7, [ip], -r4 │ │ │ │ @ instruction: 0xf8439e01 │ │ │ │ strb r0, [r8, sl, lsr #32] │ │ │ │ @ instruction: 0xb01cf8df │ │ │ │ ldrbtmi r2, [fp], #579 @ 0x243 │ │ │ │ svclt 0x0000e768 │ │ │ │ - andeq r0, sl, sl, lsr ip │ │ │ │ andeq r0, sl, r6, lsr ip │ │ │ │ - andeq r0, sl, lr, lsr #24 │ │ │ │ + andeq r0, sl, r2, lsr ip │ │ │ │ andeq r0, sl, sl, lsr #24 │ │ │ │ + andeq r0, sl, r6, lsr #24 │ │ │ │ andeq r2, r9, sl, lsl #19 │ │ │ │ andeq r2, r9, lr, asr r8 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec93364 <__bss_end__@@Base+0xfe98dbb0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46050ff0 │ │ │ │ ldrmi r4, [lr], -r8, lsl #12 │ │ │ │ @@ -300812,20 +300812,20 @@ │ │ │ │ mvnsle r4, lr, lsl #5 │ │ │ │ ldrb r6, [sl, fp, lsr #1] │ │ │ │ strtmi r4, [r2], -r8, lsl #16 │ │ │ │ ldrbtmi r4, [r8], #-2312 @ 0xfffff6f8 │ │ │ │ andscc r4, ip, r9, ror r4 │ │ │ │ blx 1d783e4 <__bss_end__@@Base+0x1a72c30> │ │ │ │ svclt 0x0000e7d1 │ │ │ │ - andeq r0, sl, sl, lsr #21 │ │ │ │ + andeq r0, sl, r6, lsr #21 │ │ │ │ andseq r3, r8, r0, asr sp │ │ │ │ andseq r3, r8, r6, asr #26 │ │ │ │ - ldrdeq r0, [sl], -lr │ │ │ │ + ldrdeq r0, [sl], -sl │ │ │ │ @ instruction: 0x00183cfa │ │ │ │ - andeq r0, sl, r0, ror sl │ │ │ │ + andeq r0, sl, ip, ror #20 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ stceq 8, cr15, [r0], #-304 @ 0xfffffed0 │ │ │ │ @ instruction: 0xf5ad4a2d │ │ │ │ blmi c9381c <__bss_end__@@Base+0x98e068> │ │ │ │ @@ -300876,15 +300876,15 @@ │ │ │ │ andseq sp, r6, r2, lsl #29 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq sp, r6, lr, ror #28 │ │ │ │ @ instruction: 0x001c2fd2 │ │ │ │ andseq sp, r6, r6, lsr lr │ │ │ │ andeq r0, r0, r8, lsr #26 │ │ │ │ andseq r3, r8, sl, lsr #24 │ │ │ │ - ldrdeq r0, [sl], -r8 │ │ │ │ + ldrdeq r0, [sl], -r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec934f4 <__bss_end__@@Base+0xfe98dd40> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldclmi 15, cr0, [r6, #-896]! @ 0xfffffc80 │ │ │ │ ldclmi 0, cr11, [r6], #-532 @ 0xfffffdec │ │ │ │ stcne 4, cr4, [r8, #-500]! @ 0xfffffe0c │ │ │ │ @ instruction: 0xf6d9447c │ │ │ │ @@ -301003,39 +301003,39 @@ │ │ │ │ stmdavs r8!, {r2, r4, r5, r9, sl, fp, sp, lr, pc}^ │ │ │ │ mcr 6, 2, pc, cr10, cr9, {6} @ │ │ │ │ svclt 0x0000e7d4 │ │ │ │ andseq r2, ip, r8, lsr #30 │ │ │ │ mulseq r6, ip, sp │ │ │ │ andeq r0, r0, r8, ror #12 │ │ │ │ @ instruction: 0xfffffe41 │ │ │ │ - @ instruction: 0x000a09b2 │ │ │ │ - ldrdeq r0, [sl], -r0 @ │ │ │ │ + andeq r0, sl, lr, lsr #19 │ │ │ │ + andeq r0, sl, ip, asr #19 │ │ │ │ andseq r2, ip, r0, lsr #29 │ │ │ │ - andeq r0, sl, r6, asr #19 │ │ │ │ - andseq r2, ip, r4, lsl #29 │ │ │ │ andeq r0, sl, r2, asr #19 │ │ │ │ + andseq r2, ip, r4, lsl #29 │ │ │ │ + @ instruction: 0x000a09be │ │ │ │ andseq r2, ip, sl, ror #28 │ │ │ │ - andeq r0, sl, r4, asr #19 │ │ │ │ + andeq r0, sl, r0, asr #19 │ │ │ │ andseq r2, ip, r0, asr lr │ │ │ │ - @ instruction: 0x000a09ba │ │ │ │ + @ instruction: 0x000a09b6 │ │ │ │ andseq r2, ip, r6, lsr lr │ │ │ │ - @ instruction: 0x000a09b8 │ │ │ │ + @ instruction: 0x000a09b4 │ │ │ │ andseq r2, ip, ip, lsl lr │ │ │ │ - @ instruction: 0x000a09b2 │ │ │ │ + andeq r0, sl, lr, lsr #19 │ │ │ │ andseq r2, ip, r2, lsl #28 │ │ │ │ - @ instruction: 0x000a09b0 │ │ │ │ - andseq r2, ip, sl, ror #27 │ │ │ │ andeq r0, sl, ip, lsr #19 │ │ │ │ + andseq r2, ip, sl, ror #27 │ │ │ │ + andeq r0, sl, r8, lsr #19 │ │ │ │ @ instruction: 0x001c2dd2 │ │ │ │ andseq r3, r8, r8, ror #20 │ │ │ │ - andeq r0, sl, r8, ror #16 │ │ │ │ + andeq r0, sl, r4, ror #16 │ │ │ │ andseq r3, r8, lr, asr #20 │ │ │ │ - andeq r0, sl, r4, lsr #16 │ │ │ │ + andeq r0, sl, r0, lsr #16 │ │ │ │ andseq r3, r8, sl, lsl sl │ │ │ │ - andeq r0, sl, r4, ror #16 │ │ │ │ + andeq r0, sl, r0, ror #16 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e8f8cc │ │ │ │ ldcmi 14, cr4, [pc, #-120] @ 13c4e4 │ │ │ │ @ instruction: 0x360c447e │ │ │ │ ldrcc r4, [r4, #-1149]! @ 0xfffffb83 │ │ │ │ @@ -301419,15 +301419,15 @@ │ │ │ │ bl fec93d4c <__bss_end__@@Base+0xfe98e598> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdbmi r4, {r3, r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ ldrbtmi r4, [r9], #-2052 @ 0xfffff7fc │ │ │ │ @ instruction: 0xf07f4478 │ │ │ │ @ instruction: 0x2000fdb3 │ │ │ │ svclt 0x0000bd08 │ │ │ │ - andeq r0, sl, lr, asr #5 │ │ │ │ + andeq r0, sl, sl, asr #5 │ │ │ │ andseq r3, r8, r0, asr r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fec93d74 <__bss_end__@@Base+0xfe98e5c0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdami r7, {r3, r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ ldrmi r4, [r1], -ip, lsl #13 │ │ │ │ ldrbtmi r4, [r8], #-1562 @ 0xfffff9e6 │ │ │ │ @@ -301663,24 +301663,24 @@ │ │ │ │ stmdaeq r7, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ stmdami sp, {r0, r4, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ stmdbmi sp, {r1, r5, r9, sl, lr} │ │ │ │ ldrbtmi r4, [r9], #-1144 @ 0xfffffb88 │ │ │ │ @ instruction: 0xf07f3054 │ │ │ │ str pc, [r3, fp, asr #23]! │ │ │ │ andseq r3, r8, sl, lsr r1 │ │ │ │ - andeq pc, r9, r8, asr #31 │ │ │ │ + andeq pc, r9, r4, asr #31 │ │ │ │ @ instruction: 0x001c23d8 │ │ │ │ andseq r3, r8, sl, ror #1 │ │ │ │ - andeq r0, sl, r4 │ │ │ │ + andeq r0, sl, r0 │ │ │ │ andseq r3, r8, r4, asr #1 │ │ │ │ - andeq pc, r9, lr, ror #30 │ │ │ │ + andeq pc, r9, sl, ror #30 │ │ │ │ andseq r3, r8, r2, lsr #1 │ │ │ │ - muleq r9, ip, pc @ │ │ │ │ + muleq r9, r8, pc @ │ │ │ │ andseq r3, r8, r4, lsl #1 │ │ │ │ - andeq pc, r9, lr, asr pc @ │ │ │ │ + andeq pc, r9, sl, asr pc @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fec94164 <__bss_end__@@Base+0xfe98e9b0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf1030ff8 │ │ │ │ @ instruction: 0xf1bc3cff │ │ │ │ ldmdale r1, {r0, r1, r2, r3, r4, r8, r9, sl, fp} │ │ │ │ @ instruction: 0xf00ce8df │ │ │ │ @@ -301707,17 +301707,17 @@ │ │ │ │ movwcs lr, #38894 @ 0x97ee │ │ │ │ movwcs lr, #34799 @ 0x87ef │ │ │ │ movwcs lr, #10221 @ 0x27ed │ │ │ │ movwcs lr, #22507 @ 0x57eb │ │ │ │ movwcs lr, #30697 @ 0x77e9 │ │ │ │ svclt 0x0000e7e7 │ │ │ │ andseq r3, r8, sl │ │ │ │ - muleq r9, r8, lr │ │ │ │ + muleq r9, r4, lr │ │ │ │ andseq r2, r8, sl, ror #31 │ │ │ │ - andeq pc, r9, r8, lsr #30 │ │ │ │ + andeq pc, r9, r4, lsr #30 │ │ │ │ ldrbtmi r4, [fp], #-2818 @ 0xfffff4fe │ │ │ │ @ instruction: 0xf0816818 │ │ │ │ svclt 0x0000bd4f │ │ │ │ andseq r2, ip, r6, ror r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec94208 <__bss_end__@@Base+0xfe98ea54> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @@ -301857,19 +301857,19 @@ │ │ │ │ stmdbmi sl, {r0, r1, r2, r4, r5, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ ldrbtmi r4, [r9], #-2058 @ 0xfffff7f6 │ │ │ │ @ instruction: 0xf07f4478 │ │ │ │ andscs pc, r2, fp, asr #20 │ │ │ │ svclt 0x0000bd38 │ │ │ │ andseq ip, r6, r2, asr #31 │ │ │ │ andeq r0, r0, r8, ror #12 │ │ │ │ - andeq pc, r9, r0, asr #28 │ │ │ │ - andeq pc, r9, r8, lsr #28 │ │ │ │ - andeq pc, r9, lr, lsr sp @ │ │ │ │ - andeq pc, r9, r0, lsr #26 │ │ │ │ - andeq pc, r9, lr, lsl sp @ │ │ │ │ + andeq pc, r9, ip, lsr lr @ │ │ │ │ + andeq pc, r9, r4, lsr #28 │ │ │ │ + andeq pc, r9, sl, lsr sp @ │ │ │ │ + andeq pc, r9, ip, lsl sp @ │ │ │ │ + andeq pc, r9, sl, lsl sp @ │ │ │ │ andseq r2, r8, r4, asr #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fec9445c <__bss_end__@@Base+0xfe98eca8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strdcs r0, [r0, -r8] │ │ │ │ bl 177adc8 <__bss_end__@@Base+0x1475614> │ │ │ │ stclt 0, cr2, [r8, #-4] │ │ │ │ @@ -302256,16 +302256,16 @@ │ │ │ │ @ instruction: 0xf8caf7e4 │ │ │ │ @ instruction: 0xf00f9804 │ │ │ │ strb pc, [r5, r7, lsr #29]! @ │ │ │ │ mcr 6, 7, pc, cr4, cr7, {6} @ │ │ │ │ mulseq r6, sl, r8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r2, r8, r6, asr #16 │ │ │ │ - andeq pc, r9, r0, asr #14 │ │ │ │ - andeq pc, r9, r6, asr #14 │ │ │ │ + andeq pc, r9, ip, lsr r7 @ │ │ │ │ + andeq pc, r9, r2, asr #14 │ │ │ │ andseq ip, r6, r8, ror #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fec94a8c <__bss_end__@@Base+0xfe98f2d8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmvs fp, {r3, r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ blcs 217904 │ │ │ │ andcs fp, r0, r8, lsl pc │ │ │ │ @@ -302715,15 +302715,15 @@ │ │ │ │ strmi sl, [r1], -r7, lsl #29 │ │ │ │ strtmi r2, [r8], -r1, lsl #4 │ │ │ │ blx b7bf92 <__bss_end__@@Base+0x8767de> │ │ │ │ svclt 0x0000e680 │ │ │ │ stclcc 12, cr12, [ip, #820] @ 0x334 │ │ │ │ stcllt 12, cr12, [ip, #820] @ 0x334 │ │ │ │ @ instruction: 0x001823f0 │ │ │ │ - strdeq pc, [r9], -sl │ │ │ │ + strdeq pc, [r9], -r6 │ │ │ │ andseq r1, ip, lr, asr r5 │ │ │ │ andseq r1, ip, r0, asr r5 │ │ │ │ andseq r1, ip, r2, asr #10 │ │ │ │ andseq r1, ip, r4, lsr r5 │ │ │ │ andseq r1, ip, r2, lsl r5 │ │ │ │ @ instruction: 0x001c14f8 │ │ │ │ @ instruction: 0x001c14d4 │ │ │ │ @@ -302825,43 +302825,43 @@ │ │ │ │ stmiapl r3!, {r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8d3681b │ │ │ │ @ instruction: 0xf7de023c │ │ │ │ pop {r0, r1, r2, r5, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7fe4010 │ │ │ │ svclt 0x0000bf4d │ │ │ │ andseq r1, r8, sl, lsr pc │ │ │ │ - andeq lr, r9, r6, asr lr │ │ │ │ + andeq lr, r9, r2, asr lr │ │ │ │ andseq fp, r6, r0, ror #30 │ │ │ │ andeq r0, r0, r8, ror #12 │ │ │ │ ldrdgt pc, [r0], -pc @ │ │ │ │ strlt r4, [r0, #-1538] @ 0xfffff9fe │ │ │ │ @ instruction: 0xf8df460b │ │ │ │ ldrbtmi lr, [ip], #28 │ │ │ │ strbtmi r4, [r0], -r6, lsl #18 │ │ │ │ @ instruction: 0xf85c4479 │ │ │ │ @ instruction: 0xf85d000e │ │ │ │ stmdavs r0, {r2, r8, r9, fp, sp, lr, pc} │ │ │ │ stmdblt r0, {r0, r1, r2, r4, r6, r7, r9, sl, ip, sp, lr, pc} │ │ │ │ andseq fp, r6, sl, lsr #30 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - andeq lr, r9, ip, lsl lr │ │ │ │ + andeq lr, r9, r8, lsl lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fec953a0 <__bss_end__@@Base+0xfe98fbec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 302188 <__bss_start@@Base+0x33178> │ │ │ │ @ instruction: 0xf8df4602 │ │ │ │ ldrbtmi ip, [fp], #-28 @ 0xffffffe4 │ │ │ │ ldrbtmi r4, [r9], #-2310 @ 0xfffff6fa │ │ │ │ andcc pc, ip, r3, asr r8 @ │ │ │ │ @ instruction: 0xf6d76818 │ │ │ │ andcs lr, r1, sl, ror #17 │ │ │ │ ldmda r8!, {r3, r4, r6, r7, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x0016bef2 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - andeq r4, r9, lr, ror #11 │ │ │ │ + andeq r4, r9, sl, ror #11 │ │ │ │ stmdbcc r1, {r4, r8, r9, fp, lr} │ │ │ │ ldrbtmi fp, [fp], #-130 @ 0xffffff7e │ │ │ │ stmdale sl, {r0, r4, r8, fp, sp} │ │ │ │ @ instruction: 0xf001e8df │ │ │ │ ldmdbeq r4, {r4, r9, ip} │ │ │ │ stmdbeq r9, {r0, r3, r8, fp} │ │ │ │ stmdbeq r9, {r0, r3, r8, fp} │ │ │ │ @@ -302966,17 +302966,17 @@ │ │ │ │ andcs pc, r0, pc, lsl #19 │ │ │ │ blmi 2ad85c │ │ │ │ rsbsvc pc, fp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf6d74478 │ │ │ │ svclt 0x0000e948 │ │ │ │ - andeq pc, ip, r0, ror #29 │ │ │ │ - andeq lr, r9, sl, lsl ip │ │ │ │ - andeq lr, r9, r4, lsr ip │ │ │ │ + ldrdeq pc, [ip], -ip │ │ │ │ + andeq lr, r9, r6, lsl ip │ │ │ │ + andeq lr, r9, r0, lsr ip │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00a8f8cc │ │ │ │ @ instruction: 0xb648f8df │ │ │ │ strmi fp, [r5], -sp, lsl #1 │ │ │ │ andcs r2, r1, ip, asr #2 │ │ │ │ @@ -303379,54 +303379,54 @@ │ │ │ │ tstcs r7, r3, lsr #16 │ │ │ │ @ instruction: 0x4605447a │ │ │ │ blx 19fc9e2 <__bss_end__@@Base+0x16f722e> │ │ │ │ ldrt r6, [r8], r5, lsr #4 │ │ │ │ andseq fp, r6, r8, ror #25 │ │ │ │ andeq r0, r0, r8, ror #12 │ │ │ │ mulseq r8, r4, ip │ │ │ │ - strdeq lr, [r9], -r6 │ │ │ │ + strdeq lr, [r9], -r2 │ │ │ │ andseq r0, ip, ip, ror lr │ │ │ │ - muleq r9, lr, fp │ │ │ │ + muleq r9, sl, fp │ │ │ │ @ instruction: 0xffffebeb │ │ │ │ @ instruction: 0x00181bd4 │ │ │ │ andseq r1, r8, r4, asr #23 │ │ │ │ - andeq lr, r9, r0, asr #22 │ │ │ │ + andeq lr, r9, ip, lsr fp │ │ │ │ andseq r1, r8, r0, ror fp │ │ │ │ - andeq lr, r9, ip, lsl #22 │ │ │ │ - andeq lr, r9, r0, lsr #22 │ │ │ │ + andeq lr, r9, r8, lsl #22 │ │ │ │ + andeq lr, r9, ip, lsl fp │ │ │ │ @ instruction: 0xffffeb23 │ │ │ │ @ instruction: 0x00181ade │ │ │ │ - andeq lr, r9, lr, lsr #21 │ │ │ │ + andeq lr, r9, sl, lsr #21 │ │ │ │ @ instruction: 0xfffff185 │ │ │ │ @ instruction: 0xfffff0fd │ │ │ │ andeq r0, r0, fp, lsl r4 │ │ │ │ @ instruction: 0xfffffb91 │ │ │ │ @ instruction: 0xfffff5bb │ │ │ │ @ instruction: 0xfffff369 │ │ │ │ @ instruction: 0xffffebcb │ │ │ │ @ instruction: 0xfffff2a1 │ │ │ │ andseq r0, ip, lr, ror fp │ │ │ │ andeq r0, r0, r0, asr r8 │ │ │ │ - @ instruction: 0x0009e8b6 │ │ │ │ + @ instruction: 0x0009e8b2 │ │ │ │ andeq r0, r0, r4, ror #21 │ │ │ │ @ instruction: 0xfffff0e7 │ │ │ │ andeq r0, r0, r0, lsr #24 │ │ │ │ @ instruction: 0xfffff07d │ │ │ │ andeq r0, r0, ip, ror r7 │ │ │ │ @ instruction: 0xfffff0c3 │ │ │ │ andeq r0, r0, ip, ror #21 │ │ │ │ @ instruction: 0xfffff047 │ │ │ │ @ instruction: 0x000009b4 │ │ │ │ @ instruction: 0xffffe78b │ │ │ │ muleq r0, r0, fp │ │ │ │ @ instruction: 0xfffff031 │ │ │ │ @ instruction: 0xffffee7f │ │ │ │ andeq r0, r0, ip, ror #18 │ │ │ │ - andeq lr, r9, r2, lsr #12 │ │ │ │ - andeq lr, r9, ip, lsr r6 │ │ │ │ + andeq lr, r9, lr, lsl r6 │ │ │ │ + andeq lr, r9, r8, lsr r6 │ │ │ │ @ instruction: 0xffffee21 │ │ │ │ @ instruction: 0xffffe6ad │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00a8f8cc │ │ │ │ addlt r4, sp, ip, lsl #21 │ │ │ │ @@ -303570,15 +303570,15 @@ │ │ │ │ @ instruction: 0xf04ffcef │ │ │ │ @ instruction: 0xe70e30ff │ │ │ │ stc 6, cr15, [r2], #856 @ 0x358 │ │ │ │ @ instruction: 0x0016b5dc │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ mulseq r6, r2, r5 │ │ │ │ mulseq r8, r2, r3 │ │ │ │ - andeq lr, r9, r8, ror r3 │ │ │ │ + andeq lr, r9, r4, ror r3 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00a8f8cc │ │ │ │ addlt r4, sp, ip, lsr #23 │ │ │ │ strmi r4, [sp], -ip, lsr #29 │ │ │ │ @ instruction: 0x4614447b │ │ │ │ @@ -303751,15 +303751,15 @@ │ │ │ │ ldmcc pc!, {r0, r1, r2, r3, r6, ip, sp, lr, pc}^ @ │ │ │ │ mcrcs 6, 0, r4, cr0, cr9, {4} │ │ │ │ svcge 0x005ef47f │ │ │ │ svclt 0x0000e773 │ │ │ │ andseq fp, r6, r4, lsl #7 │ │ │ │ andseq r0, ip, sl, asr #10 │ │ │ │ andeq r0, r0, r8, ror #12 │ │ │ │ - andeq lr, r9, r6, ror #2 │ │ │ │ + andeq lr, r9, r2, ror #2 │ │ │ │ andeq r0, r0, r0, asr r8 │ │ │ │ andeq r0, r0, r4, ror #21 │ │ │ │ andeq r0, r0, ip, ror r7 │ │ │ │ andeq r0, r0, ip, ror #21 │ │ │ │ @ instruction: 0x000009b4 │ │ │ │ muleq r0, r0, fp │ │ │ │ andeq r0, r0, r0, lsr #24 │ │ │ │ @@ -304109,17 +304109,17 @@ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SP_irq │ │ │ │ ldcllt 0, cr11, [r0, #-40]! @ 0xffffffd8 │ │ │ │ stmda sl!, {r1, r2, r4, r6, r7, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0x0016abb6 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r0, r8, sl, ror #26 │ │ │ │ - andeq sp, r9, r4, lsl #28 │ │ │ │ + andeq sp, r9, r0, lsl #28 │ │ │ │ andseq pc, fp, r0, asr #27 │ │ │ │ - andeq sp, r9, lr, lsl #28 │ │ │ │ + andeq sp, r9, sl, lsl #28 │ │ │ │ andseq sl, r6, r8, asr fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec96784 <__bss_end__@@Base+0xfe990fd0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strdcs r0, [r1, -r8] │ │ │ │ andcc r4, r8, r4, lsl #12 │ │ │ │ mcr 6, 4, pc, cr10, cr6, {6} @ │ │ │ │ @@ -309600,145 +309600,145 @@ │ │ │ │ @ instruction: 0xf0484478 │ │ │ │ stmdacs r0, {r0, r2, r3, r5, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ ldrbhi pc, [r0, -r1, asr #32] @ │ │ │ │ @ instruction: 0x31b4f8d4 │ │ │ │ @ instruction: 0xf0012b00 │ │ │ │ tst r7, fp, asr #14 │ │ │ │ andseq fp, fp, r4, ror r5 │ │ │ │ - andeq lr, r9, sl, ror lr │ │ │ │ + andeq lr, r9, r6, ror lr │ │ │ │ andeq ip, r8, r0, asr #1 │ │ │ │ - andeq r9, r9, r6, asr #11 │ │ │ │ - @ instruction: 0x000995b4 │ │ │ │ + andeq r9, r9, r2, asr #11 │ │ │ │ + @ instruction: 0x000995b0 │ │ │ │ muleq r8, sl, r3 │ │ │ │ @ instruction: 0x001bb4dc │ │ │ │ - andeq r9, r9, r2, lsl #11 │ │ │ │ - andeq r9, r9, r4, ror #16 │ │ │ │ - andeq r9, r9, sl, asr #10 │ │ │ │ + andeq r9, r9, lr, ror r5 │ │ │ │ + andeq r9, r9, r0, ror #16 │ │ │ │ + andeq r9, r9, r6, asr #10 │ │ │ │ andeq r8, r8, r0, ror #12 │ │ │ │ - andeq ip, r9, r6, lsr r2 │ │ │ │ + andeq ip, r9, r2, lsr r2 │ │ │ │ andseq fp, fp, r0, asr #8 │ │ │ │ andeq sl, r8, lr, lsr r4 │ │ │ │ andeq r9, r8, r4, lsr #30 │ │ │ │ andeq r9, r8, r6, lsr r2 │ │ │ │ - andeq ip, r9, ip, ror #21 │ │ │ │ - andeq r9, r9, lr, ror r4 │ │ │ │ + andeq ip, r9, r8, ror #21 │ │ │ │ + andeq r9, r9, sl, ror r4 │ │ │ │ andseq fp, fp, r4, lsr #7 │ │ │ │ - andeq r9, r9, sl, ror #8 │ │ │ │ - andeq r9, r9, r0, asr r4 │ │ │ │ - @ instruction: 0x00095fbe │ │ │ │ + andeq r9, r9, r6, ror #8 │ │ │ │ + andeq r9, r9, ip, asr #8 │ │ │ │ + @ instruction: 0x00095fba │ │ │ │ andeq r9, r8, r0, lsl #24 │ │ │ │ - strdeq r9, [r9], -sl │ │ │ │ + strdeq r9, [r9], -r6 │ │ │ │ andseq fp, fp, r8, lsl #6 │ │ │ │ - ldrdeq r9, [r9], -lr │ │ │ │ - muleq r9, r8, r0 │ │ │ │ + ldrdeq r9, [r9], -sl │ │ │ │ + muleq r9, r4, r0 │ │ │ │ andeq r8, r8, r2, lsr #25 │ │ │ │ - andeq r1, sl, r8, lsr #27 │ │ │ │ + andeq r1, sl, r4, lsr #27 │ │ │ │ @ instruction: 0x00089dbe │ │ │ │ andseq fp, fp, ip, ror #4 │ │ │ │ - andeq r9, r9, sl, asr #6 │ │ │ │ - andeq r9, r9, r4, lsr r3 │ │ │ │ - andeq r9, r9, sl, lsl r3 │ │ │ │ - andeq r9, r9, r0, lsl #6 │ │ │ │ - andeq r9, r9, r6, ror #5 │ │ │ │ + andeq r9, r9, r6, asr #6 │ │ │ │ + andeq r9, r9, r0, lsr r3 │ │ │ │ + andeq r9, r9, r6, lsl r3 │ │ │ │ + strdeq r9, [r9], -ip │ │ │ │ + andeq r9, r9, r2, ror #5 │ │ │ │ @ instruction: 0x001bb1d0 │ │ │ │ - andeq r9, r9, sl, asr #5 │ │ │ │ - andeq r9, r9, ip, lsr #5 │ │ │ │ - muleq r9, r2, r2 │ │ │ │ + andeq r9, r9, r6, asr #5 │ │ │ │ + andeq r9, r9, r8, lsr #5 │ │ │ │ + andeq r9, r9, lr, lsl #5 │ │ │ │ andeq r8, r8, sl, asr r3 │ │ │ │ andeq r9, r8, sl, asr #6 │ │ │ │ andseq fp, fp, lr, lsr #2 │ │ │ │ - andeq r9, r9, r4, lsr r2 │ │ │ │ - andeq lr, r8, r0, lsr #22 │ │ │ │ - andeq sp, r8, ip, lsr #24 │ │ │ │ - andeq lr, r8, r0, ror #4 │ │ │ │ - andeq r3, r9, r8, ror #18 │ │ │ │ + andeq r9, r9, r0, lsr r2 │ │ │ │ + andeq lr, r8, ip, lsl fp │ │ │ │ + andeq sp, r8, r8, lsr #24 │ │ │ │ + andeq lr, r8, ip, asr r2 │ │ │ │ + andeq r3, r9, r4, ror #18 │ │ │ │ andseq fp, fp, r8, lsl #1 │ │ │ │ - muleq r9, sl, r7 │ │ │ │ - andeq r9, r9, lr, ror #2 │ │ │ │ - andeq r7, r9, r6, lsl #18 │ │ │ │ - andeq r9, r9, r6, lsr r1 │ │ │ │ - ldrdeq r9, [r9], -sl │ │ │ │ + muleq r9, r6, r7 │ │ │ │ + andeq r9, r9, sl, ror #2 │ │ │ │ + andeq r7, r9, r2, lsl #18 │ │ │ │ + andeq r9, r9, r2, lsr r1 │ │ │ │ + ldrdeq r9, [r9], -r6 │ │ │ │ andseq sl, fp, r2, ror #31 │ │ │ │ - andeq r3, r9, r0, lsl lr │ │ │ │ - andeq r9, r9, r4, ror #1 │ │ │ │ - andeq fp, r9, r4, lsl #27 │ │ │ │ - andeq r9, r9, ip, lsr #1 │ │ │ │ - andeq r0, sl, r8, ror #7 │ │ │ │ + andeq r3, r9, ip, lsl #28 │ │ │ │ + andeq r9, r9, r0, ror #1 │ │ │ │ + andeq fp, r9, r0, lsl #27 │ │ │ │ + andeq r9, r9, r8, lsr #1 │ │ │ │ + andeq r0, sl, r4, ror #7 │ │ │ │ andseq sl, fp, ip, lsr pc │ │ │ │ - andeq r9, r9, lr, rrx │ │ │ │ - ldrdeq r7, [r9], -r2 │ │ │ │ - andeq r9, r9, r2, lsr r0 │ │ │ │ - muleq r9, lr, r6 │ │ │ │ - strdeq r8, [r9], -sl │ │ │ │ + andeq r9, r9, sl, rrx │ │ │ │ + andeq r7, r9, lr, asr #15 │ │ │ │ + andeq r9, r9, lr, lsr #32 │ │ │ │ + muleq r9, sl, r6 │ │ │ │ + strdeq r8, [r9], -r6 │ │ │ │ mulseq fp, r6, lr │ │ │ │ - muleq r9, r0, r3 │ │ │ │ - andeq r8, r9, r0, asr #31 │ │ │ │ - andeq r8, r9, ip, lsr #31 │ │ │ │ - andeq r1, r9, ip, ror #14 │ │ │ │ - andeq r8, r9, r4, ror pc │ │ │ │ + andeq r5, r9, ip, lsl #7 │ │ │ │ + @ instruction: 0x00098fbc │ │ │ │ + andeq r8, r9, r8, lsr #31 │ │ │ │ + andeq r1, r9, r8, ror #14 │ │ │ │ + andeq r8, r9, r0, ror pc │ │ │ │ @ instruction: 0x001badf0 │ │ │ │ andeq r8, r8, r2, asr ip │ │ │ │ - andeq r8, r9, r6, lsr pc │ │ │ │ - andeq r8, r9, lr, lsl pc │ │ │ │ - andeq r8, r9, r6, lsl #30 │ │ │ │ - andeq r1, r9, sl, lsr #21 │ │ │ │ + andeq r8, r9, r2, lsr pc │ │ │ │ + andeq r8, r9, sl, lsl pc │ │ │ │ + andeq r8, r9, r2, lsl #30 │ │ │ │ + andeq r1, r9, r6, lsr #21 │ │ │ │ andseq sl, fp, sl, asr #26 │ │ │ │ andeq r7, r8, r0, asr #3 │ │ │ │ - andeq r8, r9, r8, lsr #29 │ │ │ │ + andeq r8, r9, r4, lsr #29 │ │ │ │ andeq sl, r8, r8, asr #12 │ │ │ │ - andeq fp, r9, r0, lsl #17 │ │ │ │ - andeq r8, r9, r4, asr lr │ │ │ │ + andeq fp, r9, ip, ror r8 │ │ │ │ + andeq r8, r9, r0, asr lr │ │ │ │ andseq sl, fp, r4, lsr #25 │ │ │ │ - muleq r9, sl, sl │ │ │ │ + muleq r9, r6, sl │ │ │ │ andeq r8, r8, lr, lsl #22 │ │ │ │ andeq r7, r8, r2, asr #16 │ │ │ │ andeq r8, r8, r6, lsr #30 │ │ │ │ - andeq fp, r9, r6, ror #14 │ │ │ │ + andeq fp, r9, r2, ror #14 │ │ │ │ @ instruction: 0x001babfe │ │ │ │ andeq r7, r8, r8, asr #15 │ │ │ │ - andeq r9, r9, r0, lsr #8 │ │ │ │ - andeq r8, r9, r4, asr sp │ │ │ │ - andeq r0, sl, r4, ror #2 │ │ │ │ - andeq r4, r9, r0, asr r7 │ │ │ │ + andeq r9, r9, ip, lsl r4 │ │ │ │ + andeq r8, r9, r0, asr sp │ │ │ │ + andeq r0, sl, r0, ror #2 │ │ │ │ + andeq r4, r9, ip, asr #14 │ │ │ │ andseq sl, fp, r8, asr fp │ │ │ │ - strdeq r8, [r9], -sl │ │ │ │ - andeq r8, r9, r2, ror #25 │ │ │ │ - andeq r8, r9, sl, asr #25 │ │ │ │ - andeq ip, r9, r6, ror #20 │ │ │ │ - muleq r9, r2, ip │ │ │ │ + strdeq r8, [r9], -r6 │ │ │ │ + ldrdeq r8, [r9], -lr │ │ │ │ + andeq r8, r9, r6, asr #25 │ │ │ │ + andeq ip, r9, r2, ror #20 │ │ │ │ + andeq r8, r9, lr, lsl #25 │ │ │ │ @ instruction: 0x001baab2 │ │ │ │ - andeq r5, r9, r8, asr #25 │ │ │ │ - muleq r9, r4, r8 │ │ │ │ - ldrdeq sp, [r9], -r0 │ │ │ │ - andeq r8, r9, r4, lsl ip │ │ │ │ - andeq r5, r9, r4, lsr ip │ │ │ │ + andeq r5, r9, r4, asr #25 │ │ │ │ + muleq r9, r0, r8 │ │ │ │ + andeq sp, r9, ip, asr #11 │ │ │ │ + andeq r8, r9, r0, lsl ip │ │ │ │ + andeq r5, r9, r0, lsr ip │ │ │ │ andseq sl, fp, ip, lsl #20 │ │ │ │ - ldrdeq r8, [r9], -r6 │ │ │ │ + ldrdeq r8, [r9], -r2 │ │ │ │ andeq sl, r8, r8, asr #22 │ │ │ │ - andeq r1, r9, r6, rrx │ │ │ │ - andeq r1, r9, r0, asr r0 │ │ │ │ - andeq r1, r9, r2, lsr #32 │ │ │ │ + andeq r1, r9, r2, rrx │ │ │ │ + andeq r1, r9, ip, asr #32 │ │ │ │ + andeq r1, r9, lr, lsl r0 │ │ │ │ andseq sl, fp, r2, ror r9 │ │ │ │ - andeq r8, r9, r0, asr #22 │ │ │ │ - andeq r8, r9, r2, lsr #22 │ │ │ │ - andeq r0, sl, r8, lsr #15 │ │ │ │ - strdeq r8, [r9], -r6 │ │ │ │ - andeq r8, r9, r0, ror #21 │ │ │ │ + andeq r8, r9, ip, lsr fp │ │ │ │ + andeq r8, r9, lr, lsl fp │ │ │ │ + andeq r0, sl, r4, lsr #15 │ │ │ │ + strdeq r8, [r9], -r2 │ │ │ │ + ldrdeq r8, [r9], -ip │ │ │ │ @ instruction: 0x001ba8d8 │ │ │ │ - andeq r8, r9, lr, asr #21 │ │ │ │ + andeq r8, r9, sl, asr #21 │ │ │ │ andeq fp, r8, r8, ror #8 │ │ │ │ andeq fp, r8, r6, asr r4 │ │ │ │ andeq fp, r8, r4, asr #8 │ │ │ │ andeq fp, r8, r6, lsr r4 │ │ │ │ andseq sl, fp, lr, lsr r8 │ │ │ │ - andeq r8, r9, r0, asr #20 │ │ │ │ - andeq r8, r9, sl, lsr #20 │ │ │ │ - andeq lr, r8, r4, lsr r4 │ │ │ │ - andeq r8, r9, r2, lsl #20 │ │ │ │ - strdeq r8, [r9], -r4 │ │ │ │ + andeq r8, r9, ip, lsr sl │ │ │ │ + andeq r8, r9, r6, lsr #20 │ │ │ │ + andeq lr, r8, r0, lsr r4 │ │ │ │ + strdeq r8, [r9], -lr │ │ │ │ + strdeq r8, [r9], -r0 │ │ │ │ mrcmi 8, 0, APSR_nzcv, cr8, cr15, {6} │ │ │ │ @ instruction: 0xf8df2103 │ │ │ │ ldrbtmi r0, [ip], #-3608 @ 0xfffff1e8 │ │ │ │ @ instruction: 0xf5044478 │ │ │ │ @ instruction: 0xf04872dc │ │ │ │ stmdacs r0, {r0, r4, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ ldrthi pc, [r4], -r1, asr #32 @ │ │ │ │ @@ -310635,139 +310635,139 @@ │ │ │ │ @ instruction: 0xf0484478 │ │ │ │ stmdacs r0, {r0, r3, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ ldrhi pc, [sl, -r0, asr #32]! │ │ │ │ msrcc SPSR_fs, #212, 16 @ 0xd40000 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ tst r7, r5, lsr r7 │ │ │ │ andseq sl, fp, lr, lsl #11 │ │ │ │ - ldrdeq r8, [r9], -r4 │ │ │ │ - @ instruction: 0x000987b4 │ │ │ │ - andeq r8, r9, r0, lsr #15 │ │ │ │ - andeq r1, r9, ip, lsl #23 │ │ │ │ - andeq sp, r8, r0, asr #4 │ │ │ │ + ldrdeq r8, [r9], -r0 │ │ │ │ + @ instruction: 0x000987b0 │ │ │ │ + muleq r9, ip, r7 │ │ │ │ + andeq r1, r9, r8, lsl #23 │ │ │ │ + andeq sp, r8, ip, lsr r2 │ │ │ │ andseq sl, fp, r8, ror #9 │ │ │ │ - andeq sp, r8, r2, lsl #4 │ │ │ │ - ldrdeq r2, [r9], -lr │ │ │ │ - andeq r3, r9, r6, lsl r2 │ │ │ │ - andeq r3, r9, lr, lsl r0 │ │ │ │ - andeq r8, r9, sl, asr #13 │ │ │ │ + strdeq sp, [r8], -lr │ │ │ │ + ldrdeq r2, [r9], -sl │ │ │ │ + andeq r3, r9, r2, lsl r2 │ │ │ │ + andeq r3, r9, sl, lsl r0 │ │ │ │ + andeq r8, r9, r6, asr #13 │ │ │ │ andseq sl, fp, r2, asr #8 │ │ │ │ - andeq r2, r9, r4, ror #22 │ │ │ │ - @ instruction: 0x00092cb8 │ │ │ │ - strdeq r3, [r9], -r4 │ │ │ │ - andeq r8, r9, r0, asr r6 │ │ │ │ - andeq r8, r9, r4, asr #12 │ │ │ │ + andeq r2, r9, r0, ror #22 │ │ │ │ + @ instruction: 0x00092cb4 │ │ │ │ + strdeq r3, [r9], -r0 │ │ │ │ + andeq r8, r9, ip, asr #12 │ │ │ │ + andeq r8, r9, r0, asr #12 │ │ │ │ mulseq fp, ip, r3 │ │ │ │ - andeq r8, r9, sl, lsr r6 │ │ │ │ - andeq r8, r9, r2, lsr #12 │ │ │ │ - andeq r8, r9, r2, lsl r6 │ │ │ │ - strdeq r8, [r9], -lr │ │ │ │ - strdeq r8, [r9], -lr │ │ │ │ + andeq r8, r9, r6, lsr r6 │ │ │ │ + andeq r8, r9, lr, lsl r6 │ │ │ │ + andeq r8, r9, lr, lsl #12 │ │ │ │ + strdeq r8, [r9], -sl │ │ │ │ + strdeq r8, [r9], -sl │ │ │ │ @ instruction: 0x001ba2f6 │ │ │ │ - andeq r8, r9, ip, ror #11 │ │ │ │ - ldrdeq r8, [r9], -ip │ │ │ │ - ldrdeq r8, [r9], -r4 │ │ │ │ - andeq r8, r9, r4, asr #11 │ │ │ │ - andeq r3, r9, r0, asr #32 │ │ │ │ + andeq r8, r9, r8, ror #11 │ │ │ │ + ldrdeq r8, [r9], -r8 @ │ │ │ │ + ldrdeq r8, [r9], -r0 │ │ │ │ + andeq r8, r9, r0, asr #11 │ │ │ │ + andeq r3, r9, ip, lsr r0 │ │ │ │ andseq sl, fp, r0, asr r2 │ │ │ │ - andeq sp, r9, r6, asr fp │ │ │ │ + andeq sp, r9, r2, asr fp │ │ │ │ andeq r3, r8, lr, asr #1 │ │ │ │ andeq r8, r8, r6, asr r1 │ │ │ │ andeq r8, r8, sl, lsl #1 │ │ │ │ andeq r8, r8, r2, ror r0 │ │ │ │ andseq sl, fp, sl, lsr #3 │ │ │ │ - andeq r1, r9, r8, lsl #21 │ │ │ │ - andeq r8, r9, r4, asr #9 │ │ │ │ - @ instruction: 0x000984b0 │ │ │ │ - muleq r9, ip, r4 │ │ │ │ - andeq r8, r9, r8, lsl #9 │ │ │ │ + andeq r1, r9, r4, lsl #21 │ │ │ │ + andeq r8, r9, r0, asr #9 │ │ │ │ + andeq r8, r9, ip, lsr #9 │ │ │ │ + muleq r9, r8, r4 │ │ │ │ + andeq r8, r9, r4, lsl #9 │ │ │ │ andseq sl, fp, r4, lsl #2 │ │ │ │ andeq r8, r8, lr, asr #21 │ │ │ │ - andeq r0, sl, r2, ror sp │ │ │ │ + andeq r0, sl, lr, ror #26 │ │ │ │ strdeq r7, [r8], -lr │ │ │ │ andeq r7, r8, lr, asr #31 │ │ │ │ - andeq r8, r9, sl, ror #7 │ │ │ │ + andeq r8, r9, r6, ror #7 │ │ │ │ andseq sl, fp, lr, asr r0 │ │ │ │ strdeq r6, [r8], -r4 │ │ │ │ ldrdeq r8, [r8], -r8 @ │ │ │ │ - andeq r8, r9, ip, lsl #7 │ │ │ │ + andeq r8, r9, r8, lsl #7 │ │ │ │ andeq r6, r8, r8, lsl #27 │ │ │ │ andeq r6, r8, r0, ror #26 │ │ │ │ @ instruction: 0x001b9fb8 │ │ │ │ andeq r6, r8, lr, lsr #26 │ │ │ │ - andeq r8, r9, r2, lsl r3 │ │ │ │ - strdeq r8, [r9], -lr │ │ │ │ + andeq r8, r9, lr, lsl #6 │ │ │ │ + strdeq r8, [r9], -sl │ │ │ │ andeq r7, r8, lr, ror #28 │ │ │ │ andeq r7, r8, sl, ror #26 │ │ │ │ andseq r9, fp, r2, lsl pc │ │ │ │ - andeq r8, r9, r8, lsr #5 │ │ │ │ - andeq r8, r9, ip, lsl #5 │ │ │ │ + andeq r8, r9, r4, lsr #5 │ │ │ │ + andeq r8, r9, r8, lsl #5 │ │ │ │ andeq r6, r8, ip, lsr ip │ │ │ │ andeq r5, r8, r0, ror lr │ │ │ │ - andeq r8, r9, r4, lsr r2 │ │ │ │ + andeq r8, r9, r0, lsr r2 │ │ │ │ andseq r9, fp, ip, ror #28 │ │ │ │ - muleq r9, lr, r9 │ │ │ │ + muleq r9, sl, r9 │ │ │ │ andeq r8, r8, r2, asr #4 │ │ │ │ - ldrdeq r8, [r9], -sl │ │ │ │ - strdeq r0, [r9], -lr │ │ │ │ + ldrdeq r8, [r9], -r6 │ │ │ │ + strdeq r0, [r9], -sl │ │ │ │ andeq r6, r8, sl, asr #22 │ │ │ │ andseq r9, fp, r6, asr #27 │ │ │ │ strdeq r7, [r8], -r4 │ │ │ │ strdeq r6, [r8], -r8 │ │ │ │ - ldrdeq r4, [r9], -ip │ │ │ │ + ldrdeq r4, [r9], -r8 │ │ │ │ andeq r6, r8, ip, lsr #21 │ │ │ │ andeq r8, r8, r4, lsl r7 │ │ │ │ andseq r9, fp, r0, lsr #26 │ │ │ │ - ldrdeq r8, [r9], -sl │ │ │ │ - andeq r8, r9, r6, asr #1 │ │ │ │ - strheq r8, [r9], -r6 │ │ │ │ + ldrdeq r8, [r9], -r6 │ │ │ │ + andeq r8, r9, r2, asr #1 │ │ │ │ strheq r8, [r9], -r2 │ │ │ │ + andeq r8, r9, lr, lsr #1 │ │ │ │ ldrdeq r6, [r8], -lr │ │ │ │ andseq r9, fp, sl, ror ip │ │ │ │ @ instruction: 0x000869b4 │ │ │ │ andeq r6, r8, r4, lsl #19 │ │ │ │ andeq r6, r8, ip, asr #18 │ │ │ │ andeq r6, r8, r0, lsr #18 │ │ │ │ strdeq r6, [r8], -r4 │ │ │ │ @ instruction: 0x001b9bd4 │ │ │ │ andeq r6, r8, sl, asr #17 │ │ │ │ muleq r8, r6, r8 │ │ │ │ andeq r6, r8, lr, ror #16 │ │ │ │ andeq r6, r8, r2, lsl #6 │ │ │ │ andeq r6, r8, r6, lsr #16 │ │ │ │ andseq r9, fp, lr, lsr #22 │ │ │ │ - muleq r9, ip, sl │ │ │ │ - andeq r7, r9, r4, lsl pc │ │ │ │ + muleq r9, r8, sl │ │ │ │ + andeq r7, r9, r0, lsl pc │ │ │ │ andeq r7, r8, r8, asr #22 │ │ │ │ - ldrdeq r7, [r9], -ip │ │ │ │ + ldrdeq r7, [r9], -r8 │ │ │ │ andeq r7, r8, ip, asr #19 │ │ │ │ andseq r9, fp, r8, lsl #21 │ │ │ │ - ldrdeq sl, [r9], -r6 │ │ │ │ - andeq r7, r9, r2, lsl #29 │ │ │ │ - andeq pc, r9, lr, ror #25 │ │ │ │ + ldrdeq sl, [r9], -r2 │ │ │ │ + andeq r7, r9, lr, ror lr │ │ │ │ + andeq pc, r9, sl, ror #25 │ │ │ │ andeq r7, r8, r6, asr #16 │ │ │ │ andeq r7, r8, r2, asr #17 │ │ │ │ andseq r9, fp, r2, ror #19 │ │ │ │ - andeq lr, r9, r0, ror #12 │ │ │ │ - muleq r9, r4, r3 │ │ │ │ + andeq lr, r9, ip, asr r6 │ │ │ │ + muleq r9, r0, r3 │ │ │ │ andeq r6, r8, lr, ror #12 │ │ │ │ andeq r6, r8, r8, asr #12 │ │ │ │ andeq r6, r8, lr, lsl r6 │ │ │ │ andseq r9, fp, r6, asr #18 │ │ │ │ strdeq r6, [r8], -r8 │ │ │ │ - andeq lr, r9, lr, lsr #27 │ │ │ │ + andeq lr, r9, sl, lsr #27 │ │ │ │ andeq r7, r8, r8, lsl r8 │ │ │ │ andeq r7, r8, lr, lsl r8 │ │ │ │ andeq r6, r8, r0, ror r5 │ │ │ │ andseq r9, fp, ip, lsr #17 │ │ │ │ andeq r6, r8, r2, asr #10 │ │ │ │ andeq r6, r8, r4, lsl r5 │ │ │ │ andeq r3, r8, r2, asr r4 │ │ │ │ - andeq r7, r9, r4, ror ip │ │ │ │ - andeq r7, r9, r6, ror #24 │ │ │ │ + andeq r7, r9, r0, ror ip │ │ │ │ + andeq r7, r9, r2, ror #24 │ │ │ │ andseq r9, fp, r2, lsl r8 │ │ │ │ andeq r6, r8, r0, asr #32 │ │ │ │ andeq r7, r8, r2, asr #3 │ │ │ │ andeq r6, r8, r0, asr r4 │ │ │ │ andeq r6, r8, lr, lsl #8 │ │ │ │ andeq r6, r8, r4, ror #7 │ │ │ │ stclmi 8, cr15, [r0], #-892 @ 0xfffffc84 │ │ │ │ @@ -311562,44 +311562,44 @@ │ │ │ │ and fp, r0, r8, lsl r1 │ │ │ │ @ instruction: 0xf7f82402 │ │ │ │ @ instruction: 0x4620fe73 │ │ │ │ svclt 0x0000bd38 │ │ │ │ andseq r9, fp, r2, ror #10 │ │ │ │ andeq r6, r8, r4, lsr #3 │ │ │ │ andeq r6, r8, r8, ror r1 │ │ │ │ - andeq r7, r9, r0, ror #18 │ │ │ │ - ldrdeq r0, [sl], -r8 │ │ │ │ - andeq r7, r9, ip, lsr #18 │ │ │ │ + andeq r7, r9, ip, asr r9 │ │ │ │ + ldrdeq r0, [sl], -r4 │ │ │ │ + andeq r7, r9, r8, lsr #18 │ │ │ │ @ instruction: 0x001b94bc │ │ │ │ - andeq r7, r9, r2, lsl r9 │ │ │ │ - strdeq r7, [r9], -sl │ │ │ │ + andeq r7, r9, lr, lsl #18 │ │ │ │ + strdeq r7, [r9], -r6 │ │ │ │ andeq r7, r8, r2, lsl #7 │ │ │ │ andeq r7, r8, sl, asr r3 │ │ │ │ - andeq r7, r9, r2, lsr #17 │ │ │ │ + muleq r9, lr, r8 │ │ │ │ andseq r9, fp, r6, lsl r4 │ │ │ │ andeq r7, r8, ip, lsl #6 │ │ │ │ ldrdeq r7, [r8], -ip │ │ │ │ - andeq r7, r9, r8, asr #16 │ │ │ │ + andeq r7, r9, r4, asr #16 │ │ │ │ ldrdeq r5, [r8], -ip │ │ │ │ andeq r7, r8, r0, lsr fp │ │ │ │ andseq r9, fp, r0, ror r3 │ │ │ │ muleq r8, r2, pc @ │ │ │ │ andeq r7, r8, sl, lsr #4 │ │ │ │ andeq r5, r8, r2, asr #30 │ │ │ │ andeq r5, r8, r6, lsl pc │ │ │ │ andeq r6, r8, lr, lsr #1 │ │ │ │ andseq r9, fp, sl, asr #5 │ │ │ │ andeq r5, r8, r0, asr #14 │ │ │ │ strheq r7, [r8], -ip │ │ │ │ - andeq r9, r9, r0, lsr #28 │ │ │ │ + andeq r9, r9, ip, lsl lr │ │ │ │ andeq r5, r8, r8, ror #28 │ │ │ │ andeq r7, r8, ip, lsl #23 │ │ │ │ andseq r9, fp, r4, lsr #4 │ │ │ │ andeq r7, r8, r6, lsr #12 │ │ │ │ - andeq r7, r9, lr, ror r6 │ │ │ │ + andeq r7, r9, sl, ror r6 │ │ │ │ ldrdeq r5, [r8], -sl │ │ │ │ andeq r7, r8, lr, asr #10 │ │ │ │ muleq r8, r2, sp │ │ │ │ andseq r9, fp, lr, ror r1 │ │ │ │ andeq r5, r8, r8, ror #26 │ │ │ │ andeq r5, r8, ip, lsr sp │ │ │ │ muleq r8, ip, sl │ │ │ │ @@ -311609,50 +311609,50 @@ │ │ │ │ andeq r7, r8, lr, lsl #9 │ │ │ │ strdeq r7, [r8], -sl │ │ │ │ andeq r7, r8, sl, ror r3 │ │ │ │ andeq r5, r8, r6, asr #24 │ │ │ │ andeq r5, r8, r2, ror #25 │ │ │ │ andseq r9, fp, r2, lsr r0 │ │ │ │ andeq r6, r8, r8, lsl #30 │ │ │ │ - andeq r9, r9, r4, asr fp │ │ │ │ + andeq r9, r9, r0, asr fp │ │ │ │ @ instruction: 0x00085bb8 │ │ │ │ muleq r8, r0, fp │ │ │ │ - andeq r3, r9, r8, lsr #3 │ │ │ │ + andeq r3, r9, r4, lsr #3 │ │ │ │ andseq r8, fp, ip, lsl #31 │ │ │ │ - andeq r2, r9, r2, ror #22 │ │ │ │ + andeq r2, r9, lr, asr fp │ │ │ │ andeq r5, r8, lr, lsl fp │ │ │ │ - andeq r4, r9, lr, asr r1 │ │ │ │ - andeq pc, r8, sl, asr #30 │ │ │ │ + andeq r4, r9, sl, asr r1 │ │ │ │ + andeq pc, r8, r6, asr #30 │ │ │ │ muleq r8, r6, lr │ │ │ │ andseq r8, fp, r6, ror #29 │ │ │ │ - andeq r7, r9, ip, ror #6 │ │ │ │ - andeq r0, sl, r4, lsr r1 │ │ │ │ - andeq r7, r9, r0, lsr r3 │ │ │ │ + andeq r7, r9, r8, ror #6 │ │ │ │ + andeq r0, sl, r0, lsr r1 │ │ │ │ + andeq r7, r9, ip, lsr #6 │ │ │ │ andeq r5, r8, r0, lsr #20 │ │ │ │ andeq r6, r8, r8, lsr #26 │ │ │ │ andseq r8, fp, r0, asr #28 │ │ │ │ ldrdeq r5, [r8], -r6 │ │ │ │ - andeq r9, r9, r6, ror r9 │ │ │ │ - muleq r9, r2, r2 │ │ │ │ - andeq r7, r9, sl, ror r2 │ │ │ │ - andeq r7, r9, r2, ror #4 │ │ │ │ + andeq r9, r9, r2, ror r9 │ │ │ │ + andeq r7, r9, lr, lsl #5 │ │ │ │ + andeq r7, r9, r6, ror r2 │ │ │ │ + andeq r7, r9, lr, asr r2 │ │ │ │ mulseq fp, sl, sp │ │ │ │ - andeq pc, r8, r8, lsr #21 │ │ │ │ - andeq r7, r9, r4, lsr #4 │ │ │ │ - andeq r7, r9, r0, lsl r2 │ │ │ │ - strdeq r7, [r9], -r8 │ │ │ │ - andeq r7, r9, r0, ror #3 │ │ │ │ + andeq pc, r8, r4, lsr #21 │ │ │ │ + andeq r7, r9, r0, lsr #4 │ │ │ │ + andeq r7, r9, ip, lsl #4 │ │ │ │ + strdeq r7, [r9], -r4 │ │ │ │ + ldrdeq r7, [r9], -ip │ │ │ │ @ instruction: 0x001b8cf4 │ │ │ │ - andeq r7, r9, r6, asr #3 │ │ │ │ + andeq r7, r9, r2, asr #3 │ │ │ │ andeq r7, r8, lr, asr #25 │ │ │ │ - @ instruction: 0x00096dba │ │ │ │ - andeq pc, r8, lr, asr #19 │ │ │ │ - andeq r6, r9, sl, lsr #26 │ │ │ │ + @ instruction: 0x00096db6 │ │ │ │ + andeq pc, r8, sl, asr #19 │ │ │ │ + andeq r6, r9, r6, lsr #26 │ │ │ │ andseq r8, fp, lr, asr #24 │ │ │ │ - andeq r3, r9, r0, lsl #20 │ │ │ │ + strdeq r3, [r9], -ip │ │ │ │ andeq r7, r8, r4, lsl #24 │ │ │ │ muleq r8, r8, pc @ │ │ │ │ @ instruction: 0x00081ab4 │ │ │ │ andeq r6, r8, r4, asr #32 │ │ │ │ andseq r8, fp, r8, lsr #23 │ │ │ │ andeq r6, r8, lr, asr r0 │ │ │ │ andeq r6, r8, ip, lsl #2 │ │ │ │ @@ -311663,30 +311663,30 @@ │ │ │ │ andeq r5, r8, r0, lsr r8 │ │ │ │ andeq r5, r8, lr, asr r7 │ │ │ │ andeq r5, r8, r4, lsr r7 │ │ │ │ andeq r5, r8, r2, ror #13 │ │ │ │ andeq r5, r8, ip, ror #12 │ │ │ │ andseq r8, fp, r4, ror sl │ │ │ │ andeq r5, r8, r2, lsr #12 │ │ │ │ - andeq r6, r9, ip, lsr #30 │ │ │ │ + andeq r6, r9, r8, lsr #30 │ │ │ │ + andeq r6, r9, r2, lsr #30 │ │ │ │ + andeq r6, r9, r0, lsr #30 │ │ │ │ andeq r6, r9, r6, lsr #30 │ │ │ │ - andeq r6, r9, r4, lsr #30 │ │ │ │ - andeq r6, r9, sl, lsr #30 │ │ │ │ andseq r8, fp, r2, ror #19 │ │ │ │ - andeq r6, r9, r0, lsr pc │ │ │ │ - andeq r6, r9, lr, lsr #30 │ │ │ │ - andeq r1, r9, r8, lsl r8 │ │ │ │ - andeq r6, r9, r6, lsl pc │ │ │ │ - andeq r6, r9, ip, lsl #30 │ │ │ │ + andeq r6, r9, ip, lsr #30 │ │ │ │ + andeq r6, r9, sl, lsr #30 │ │ │ │ + andeq r1, r9, r4, lsl r8 │ │ │ │ + andeq r6, r9, r2, lsl pc │ │ │ │ + andeq r6, r9, r8, lsl #30 │ │ │ │ andseq r8, fp, r6, ror #18 │ │ │ │ @ instruction: 0x00088ab8 │ │ │ │ - andeq r6, r9, r4, lsl #30 │ │ │ │ + andeq r6, r9, r0, lsl #30 │ │ │ │ + andeq r6, r9, r0, lsl #30 │ │ │ │ andeq r6, r9, r4, lsl #30 │ │ │ │ andeq r6, r9, r8, lsl #30 │ │ │ │ - andeq r6, r9, ip, lsl #30 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0070f8cc │ │ │ │ addslt r4, lr, sl, lsr sl │ │ │ │ ldrbtmi r4, [sl], #-2874 @ 0xfffff4c6 │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @@ -311883,17 +311883,17 @@ │ │ │ │ ldrcs r8, [r2], #-496 @ 0xfffffe10 │ │ │ │ @ instruction: 0xf6cee7ef │ │ │ │ @ instruction: 0x4640ebb2 │ │ │ │ @ instruction: 0xf6ce2402 │ │ │ │ strb lr, [r8, r4, ror #26]! │ │ │ │ andseq r3, r6, ip, ror #4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andeq lr, r9, r0, lsl #6 │ │ │ │ - andeq r6, r9, r2, asr sl │ │ │ │ - andeq r2, r9, lr, asr #3 │ │ │ │ + strdeq lr, [r9], -ip │ │ │ │ + andeq r6, r9, lr, asr #20 │ │ │ │ + andeq r2, r9, sl, asr #3 │ │ │ │ andseq r3, r6, lr, ror #3 │ │ │ │ vst3.8 {d27-d29}, [pc], ip │ │ │ │ ldrlt r5, [r0, #-3200] @ 0xfffff380 │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f0f8cc │ │ │ │ addlt r4, r2, r4, lsl ip │ │ │ │ blge 25975c │ │ │ │ @@ -312175,29 +312175,29 @@ │ │ │ │ @ instruction: 0xf9b4f075 │ │ │ │ @ instruction: 0xf6cee793 │ │ │ │ svclt 0x0000e96a │ │ │ │ andseq r2, r6, r4, lsr #31 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x001b86dc │ │ │ │ andseq r2, r6, r4, lsr pc │ │ │ │ - andeq r6, r9, lr, lsr #14 │ │ │ │ + andeq r6, r9, sl, lsr #14 │ │ │ │ andseq r8, fp, r8, asr #11 │ │ │ │ - strdeq r6, [r9], -r8 │ │ │ │ - andeq r6, r9, r2, asr #14 │ │ │ │ + strdeq r6, [r9], -r4 │ │ │ │ + andeq r6, r9, lr, lsr r7 │ │ │ │ andseq r8, fp, r0, lsl #11 │ │ │ │ andseq r9, r7, r0, lsr r0 │ │ │ │ - andeq r6, r9, r6, ror #13 │ │ │ │ + andeq r6, r9, r2, ror #13 │ │ │ │ andseq r8, fp, r0, asr r5 │ │ │ │ andseq r8, fp, r6, asr #10 │ │ │ │ andseq r8, fp, sl, lsl #10 │ │ │ │ - andeq r6, r9, lr, lsr r6 │ │ │ │ - andeq r6, r9, r4, asr r6 │ │ │ │ + andeq r6, r9, sl, lsr r6 │ │ │ │ + andeq r6, r9, r0, asr r6 │ │ │ │ andseq r8, r7, sl, lsr #31 │ │ │ │ - andeq r6, r9, r0, lsr r6 │ │ │ │ - andeq r6, r9, r8, lsr #11 │ │ │ │ + andeq r6, r9, ip, lsr #12 │ │ │ │ + andeq r6, r9, r4, lsr #11 │ │ │ │ andseq r8, r7, r6, asr pc │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ cdpeq 8, 4, cr15, cr8, cr12, {6} │ │ │ │ rsclt r4, r5, r9, lsr #21 │ │ │ │ stmdbcs r4, {r0, r3, r5, r7, r8, r9, fp, lr} │ │ │ │ @@ -312368,24 +312368,24 @@ │ │ │ │ stmdbmi lr, {r0, r3, r4, r5, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2062 @ 0xfffff7f2 │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ svc 0x00d8f6cd │ │ │ │ @ instruction: 0x00162cd4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ mulseq fp, ip, r3 │ │ │ │ - @ instruction: 0x000964bc │ │ │ │ + @ instruction: 0x000964b8 │ │ │ │ andseq r2, r6, r6, ror #22 │ │ │ │ @ instruction: 0x00178cd0 │ │ │ │ - andeq r6, r9, r2, asr #7 │ │ │ │ + @ instruction: 0x000963be │ │ │ │ @ instruction: 0x00178cbe │ │ │ │ - andeq r6, r9, r8, asr #7 │ │ │ │ + andeq r6, r9, r4, asr #7 │ │ │ │ @ instruction: 0x001b81d4 │ │ │ │ - ldrdeq r6, [ip], -r2 │ │ │ │ - andeq r6, r9, r0, lsr #6 │ │ │ │ - andeq r6, r9, r2, lsr r3 │ │ │ │ + andeq r6, ip, lr, asr #25 │ │ │ │ + andeq r6, r9, ip, lsl r3 │ │ │ │ + andeq r6, r9, lr, lsr #6 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec9e8a8 <__bss_end__@@Base+0xfe9990f4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 104b630 <__bss_end__@@Base+0xd45e7c> │ │ │ │ ldrbtmi fp, [fp], #-132 @ 0xffffff7c │ │ │ │ ldrdcc pc, [r0, -r3] │ │ │ │ eors fp, pc, fp, lsl r9 @ │ │ │ │ @@ -312444,17 +312444,17 @@ │ │ │ │ addcc r4, ip, r9, ror r4 │ │ │ │ @ instruction: 0xff98f074 │ │ │ │ strb r9, [r7, r3, lsl #22] │ │ │ │ cdpeq 0, 0, cr15, cr1, cr15, {2} │ │ │ │ svclt 0x0000e7b4 │ │ │ │ andseq r8, fp, sl, lsr #2 │ │ │ │ andseq r8, fp, r6, asr #1 │ │ │ │ - ldrdeq r6, [r9], -sl │ │ │ │ + ldrdeq r6, [r9], -r6 @ │ │ │ │ andseq r8, r7, r2, lsr #22 │ │ │ │ - andeq r6, r9, r8, asr #4 │ │ │ │ + andeq r6, r9, r4, asr #4 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec9e9bc <__bss_end__@@Base+0xfe999208> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ cdpmi 15, 2, cr0, cr0, cr0, {7} │ │ │ │ stcmi 0, cr11, [r0, #-528]! @ 0xfffffdf0 │ │ │ │ ldrbtmi r4, [lr], #-1540 @ 0xfffff9fc │ │ │ │ strmi r4, [r1], -fp, ror #12 │ │ │ │ @@ -312567,29 +312567,29 @@ │ │ │ │ stmdbmi fp, {r4, r5, r6, r7, r8, pc} │ │ │ │ sbceq pc, r4, r8, lsl #2 │ │ │ │ ldrbtmi r4, [r9], #-1578 @ 0xfffff9d6 │ │ │ │ mrc2 0, 4, pc, cr14, cr4, {3} │ │ │ │ @ instruction: 0xf6ce4628 │ │ │ │ andcs lr, r0, sl, lsl #16 │ │ │ │ svclt 0x0000e7f1 │ │ │ │ - andeq r6, r9, r2, lsr #32 │ │ │ │ + andeq r6, r9, lr, lsl r0 │ │ │ │ andseq r8, r7, r2, lsr #19 │ │ │ │ - strdeq r6, [r9], -r4 │ │ │ │ + strdeq r6, [r9], -r0 │ │ │ │ andseq r8, r7, r8, asr r9 │ │ │ │ - ldrdeq r6, [r9], -sl │ │ │ │ - andeq r6, r9, lr, lsl #1 │ │ │ │ + ldrdeq r6, [r9], -r6 @ │ │ │ │ + andeq r6, r9, sl, lsl #1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec9ebb4 <__bss_end__@@Base+0xfe999400> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [r4], {248} @ 0xf8 │ │ │ │ tstcs r0, ip, ror r4 │ │ │ │ @ instruction: 0xf7ff4620 │ │ │ │ stmdacs r0, {r0, r1, r2, r4, r5, r6, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ ldclt 1, cr13, [r0, #-996] @ 0xfffffc1c │ │ │ │ - andeq r5, r9, r8, asr pc │ │ │ │ + andeq r5, r9, r4, asr pc │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec9ebd8 <__bss_end__@@Base+0xfe999424> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strmi r0, [r7], -r8, ror #31 │ │ │ │ addpl pc, r0, pc, asr #8 │ │ │ │ ldrmi r4, [r6], -sp, lsl #12 │ │ │ │ ldmdb sl, {r1, r2, r3, r6, r7, r9, sl, ip, sp, lr, pc} │ │ │ │ @@ -312671,15 +312671,15 @@ │ │ │ │ @ instruction: 0x46394633 │ │ │ │ @ instruction: 0xf7ff4628 │ │ │ │ stmdacs r0, {r0, r1, r2, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x4628d0f5 │ │ │ │ strdcs fp, [r0], -r8 │ │ │ │ strdcs fp, [r0], -r8 │ │ │ │ svclt 0x00004770 │ │ │ │ - andeq r5, r9, lr, lsl lr │ │ │ │ + andeq r5, r9, sl, lsl lr │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fec9ed40 <__bss_end__@@Base+0xfe99958c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xb1900ff0 │ │ │ │ strmi r6, [r4], -r3, lsl #16 │ │ │ │ vst4.16 {d27,d29,d31,d33}, [pc :256], fp │ │ │ │ strmi r5, [lr], -r0, lsl #1 │ │ │ │ @@ -312746,18 +312746,18 @@ │ │ │ │ @ instruction: 0x4638447a │ │ │ │ strls r9, [r0], #-1537 @ 0xfffff9ff │ │ │ │ stmdb r6!, {r1, r2, r3, r6, r7, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf6cde7cd │ │ │ │ svclt 0x0000ecf0 │ │ │ │ andseq r2, r6, r4, lsl #10 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andeq r5, r9, r8, asr #26 │ │ │ │ + andeq r5, r9, r4, asr #26 │ │ │ │ mulseq r6, ip, r4 │ │ │ │ - andeq r5, r9, lr, lsl lr │ │ │ │ - andeq r5, r9, r8, lsl lr │ │ │ │ + andeq r5, r9, sl, lsl lr │ │ │ │ + andeq r5, r9, r4, lsl lr │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0050f8cc │ │ │ │ adclt r4, r3, ip, lsr sl │ │ │ │ @ instruction: 0x468b4b3c │ │ │ │ @ instruction: 0x4605447a │ │ │ │ @@ -312817,15 +312817,15 @@ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SP_svc │ │ │ │ eorlt r4, r3, r0, asr r6 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ stcl 6, cr15, [r0], #-820 @ 0xfffffccc │ │ │ │ andseq r2, r6, r8, lsl r4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andeq r5, r9, r4, ror ip │ │ │ │ + andeq r5, r9, r0, ror ip │ │ │ │ andseq r2, r6, r8, asr #6 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c0f8cc │ │ │ │ addlt r2, r7, r4, lsl #2 │ │ │ │ addcs r4, r0, r1, lsl #13 │ │ │ │ @@ -313139,18 +313139,18 @@ │ │ │ │ stmdami r8, {r0, r2, r4, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ stmdbmi r8, {r1, r3, r5, r9, sl, lr} │ │ │ │ ldrbtmi r4, [r9], #-1144 @ 0xfffffb88 │ │ │ │ @ instruction: 0xf074301c │ │ │ │ strtmi pc, [r0], -r5, lsr #20 │ │ │ │ bl fe585db4 <__bss_end__@@Base+0xfe280600> │ │ │ │ svclt 0x0000e7f1 │ │ │ │ - andeq r5, r9, sl, lsl #16 │ │ │ │ + andeq r5, r9, r6, lsl #16 │ │ │ │ andseq r8, r7, r8, asr #2 │ │ │ │ andseq r8, r7, r8, lsr r1 │ │ │ │ - andeq r5, r9, sl, lsl r8 │ │ │ │ + andeq r5, r9, r6, lsl r8 │ │ │ │ ldrblt fp, [r8, #840]! @ 0x348 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e8f8cc │ │ │ │ ldmib r0, {r0, r1, r2, r9, sl, lr}^ │ │ │ │ @ instruction: 0xb1bb3000 │ │ │ │ and r2, r2, r0, lsl #12 │ │ │ │ @@ -313221,17 +313221,17 @@ │ │ │ │ stmdami r7, {r0, r1, r2, r3, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ ldrbtmi r4, [r8], #-2311 @ 0xfffff6f9 │ │ │ │ subscc r4, r4, r9, ror r4 │ │ │ │ @ instruction: 0xf982f074 │ │ │ │ @ instruction: 0xf6cd4640 │ │ │ │ str lr, [r4, lr, ror #21]! │ │ │ │ andseq r8, r7, r2 │ │ │ │ - andeq r5, r9, r0, lsl r7 │ │ │ │ + andeq r5, r9, ip, lsl #14 │ │ │ │ @ instruction: 0x00177ff2 │ │ │ │ - andeq r5, r9, r4, lsr #14 │ │ │ │ + andeq r5, r9, r0, lsr #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec9f5e0 <__bss_end__@@Base+0xfe999e2c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bl 18c3a8 │ │ │ │ stmdavc fp, {r1, r9, sl, fp} │ │ │ │ @ instruction: 0x460c4571 │ │ │ │ @ instruction: 0x460bbf38 │ │ │ │ @@ -313266,15 +313266,15 @@ │ │ │ │ @ instruction: 0xf92ef074 │ │ │ │ ldclt 0, cr2, [r8, #-76]! @ 0xffffffb4 │ │ │ │ svclt 0x00182b23 │ │ │ │ rscle r2, r8, r0, lsl #22 │ │ │ │ ldrb r4, [ip, sl, lsl #12] │ │ │ │ ldrb r4, [sl, sl, lsl #12] │ │ │ │ andseq r7, r7, sl, asr #30 │ │ │ │ - andeq r5, r9, r8, lsr #13 │ │ │ │ + andeq r5, r9, r4, lsr #13 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ ldceq 8, cr15, [r8, #816] @ 0x330 │ │ │ │ ldcvc 5, cr15, [r1, #-692] @ 0xfffffd4c │ │ │ │ stmdami lr, {r1, r2, r9, sl, lr}^ │ │ │ │ movwcs r4, #1556 @ 0x614 │ │ │ │ @@ -313353,22 +313353,22 @@ │ │ │ │ ldrbtmi r4, [r8], #-1610 @ 0xfffff9b6 │ │ │ │ adccc r4, r8, r9, ror r4 │ │ │ │ @ instruction: 0xf87cf074 │ │ │ │ @ instruction: 0xf6cde7f0 │ │ │ │ svclt 0x0000e832 │ │ │ │ @ instruction: 0x00161bfa │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andeq r5, r9, r4, ror #12 │ │ │ │ + andeq r5, r9, r0, ror #12 │ │ │ │ andseq r7, r7, sl, lsr lr │ │ │ │ - andeq r5, r9, lr, ror #11 │ │ │ │ + andeq r5, r9, sl, ror #11 │ │ │ │ andseq r1, r6, ip, lsl fp │ │ │ │ andseq r7, r7, r4, lsl #28 │ │ │ │ - andeq r5, r9, lr, lsl #11 │ │ │ │ + andeq r5, r9, sl, lsl #11 │ │ │ │ andseq r7, r7, r6, ror #27 │ │ │ │ - andeq r5, r9, r8, lsl #11 │ │ │ │ + andeq r5, r9, r4, lsl #11 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ ldcleq 8, cr15, [r8, #816] @ 0x330 │ │ │ │ stmdami r6!, {r1, r2, r9, sl, lr} │ │ │ │ @ instruction: 0xf5ad4b26 │ │ │ │ ldrbtmi r7, [r8], #-3331 @ 0xfffff2fd │ │ │ │ @@ -313407,15 +313407,15 @@ │ │ │ │ strtpl r2, [fp], #768 @ 0x300 │ │ │ │ mrc2 7, 4, pc, cr12, cr15, {7} │ │ │ │ @ instruction: 0xf6cce7e5 │ │ │ │ svclt 0x0000efc8 │ │ │ │ andseq r1, r6, sl, lsl #21 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r7, r7, r8, ror sp │ │ │ │ - andeq r5, r9, r6, lsr r5 │ │ │ │ + andeq r5, r9, r2, lsr r5 │ │ │ │ andseq r1, r6, lr, lsr #20 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec9f8c4 <__bss_end__@@Base+0xfe99a110> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdbcs r0, {r3, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ strcs fp, [r0], #-3848 @ 0xfffff0f8 │ │ │ │ @@ -313487,18 +313487,18 @@ │ │ │ │ @ instruction: 0xf1054479 │ │ │ │ strcs r0, [r4], #-252 @ 0xffffff04 │ │ │ │ @ instruction: 0xff70f073 │ │ │ │ @ instruction: 0xf6cce7df │ │ │ │ svclt 0x0000ef26 │ │ │ │ andseq r1, r6, r2, asr r9 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andeq sl, r9, ip, lsl #11 │ │ │ │ + andeq sl, r9, r8, lsl #11 │ │ │ │ @ instruction: 0x001618f6 │ │ │ │ @ instruction: 0x00177bd6 │ │ │ │ - andeq r5, r9, ip, lsr #7 │ │ │ │ + andeq r5, r9, r8, lsr #7 │ │ │ │ @ instruction: 0x460bb510 │ │ │ │ stmdavc ip, {r2, r7, r9, sl, lr} │ │ │ │ ldccs 6, cr4, [pc], {150} @ 0x96 │ │ │ │ stmdavc ip, {r1, r8, ip, lr, pc}^ │ │ │ │ andle r2, r5, fp, lsl #25 │ │ │ │ @ instruction: 0x46194672 │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ @@ -313583,19 +313583,19 @@ │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf6cc4478 │ │ │ │ svclt 0x0000ee5e │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r1, r6, lr, asr #16 │ │ │ │ andseq r1, r6, r6, lsr r8 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ - andeq r5, ip, r4, asr #21 │ │ │ │ - andeq r5, r9, r2, lsl #5 │ │ │ │ + andeq r5, ip, r0, asr #21 │ │ │ │ + andeq r5, r9, lr, ror r2 │ │ │ │ ldrdeq r6, [r8], -ip │ │ │ │ - andeq r5, ip, r4, lsr #21 │ │ │ │ - andeq r5, r9, r2, ror #4 │ │ │ │ + andeq r5, ip, r0, lsr #21 │ │ │ │ + andeq r5, r9, lr, asr r2 │ │ │ │ @ instruction: 0x00086fbc │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fec9fb94 <__bss_end__@@Base+0xfe99a3e0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff8 │ │ │ │ tstlt r0, #128, 16 @ 0x800000 │ │ │ │ blcc 1a2db0 │ │ │ │ @@ -313617,16 +313617,16 @@ │ │ │ │ cdp2 0, 12, cr15, cr14, cr4, {2} │ │ │ │ blmi 2c2970 │ │ │ │ stmdbmi r5, {r0, r1, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf6cc4478 │ │ │ │ svclt 0x0000ee12 │ │ │ │ - andeq r5, ip, lr, lsl #20 │ │ │ │ - andeq r5, r9, ip, asr #3 │ │ │ │ + andeq r5, ip, sl, lsl #20 │ │ │ │ + andeq r5, r9, r8, asr #3 │ │ │ │ andeq r6, r8, r4, lsr #30 │ │ │ │ eorsle r2, r0, r0, lsl #16 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fec9fc14 <__bss_end__@@Base+0xfe99a460> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strmi r0, [lr], -r8, ror #31 │ │ │ │ @ instruction: 0x46044617 │ │ │ │ @@ -313827,16 +313827,16 @@ │ │ │ │ andseq r1, r6, r4, lsl #12 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x001615de │ │ │ │ andeq r0, r0, r8, lsl lr │ │ │ │ muleq r0, r8, sl │ │ │ │ andeq r0, r0, ip, lsr #22 │ │ │ │ @ instruction: 0xfffffb6f │ │ │ │ - andeq r5, ip, sl, ror #13 │ │ │ │ - andeq r4, r9, r8, lsr #29 │ │ │ │ + andeq r5, ip, r6, ror #13 │ │ │ │ + andeq r4, r9, r4, lsr #29 │ │ │ │ andeq r6, r8, r0, lsl #24 │ │ │ │ cdplt 6, 2, cr15, cr4, cr12, {6} │ │ │ │ ldrbmi r7, [r0, -r0, lsl #18]! │ │ │ │ ldrbmi r6, [r0, -r0, lsl #16]! │ │ │ │ ldrbmi r7, [r0, -r0, asr #18]! │ │ │ │ ldrbmi r7, [r0, -r0, lsl #19]! │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ @@ -313855,16 +313855,16 @@ │ │ │ │ @ instruction: 0xf044d1f4 │ │ │ │ udf #8129 @ 0x1fc1 │ │ │ │ eorcs r4, sp, #4, 22 @ 0x1000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf6cc4478 │ │ │ │ svclt 0x0000ec36 │ │ │ │ - andeq r5, ip, r0, lsr #13 │ │ │ │ - andeq r4, r9, lr, lsr #28 │ │ │ │ + muleq ip, ip, r6 │ │ │ │ + andeq r4, r9, sl, lsr #28 │ │ │ │ andeq r6, r8, ip, ror #22 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ bmi 1b34ff4 <__bss_end__@@Base+0x182f840> │ │ │ │ strmi r2, [r5], -r0, lsl #6 │ │ │ │ @@ -313972,25 +313972,25 @@ │ │ │ │ svclt 0x0000e7ed │ │ │ │ andseq r1, r6, r8, asr #5 │ │ │ │ @ instruction: 0x001612b6 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r1, r6, sl, ror r2 │ │ │ │ @ instruction: 0xfffffebb │ │ │ │ andeq r0, r0, r4, asr #19 │ │ │ │ - andeq r5, ip, r8, asr #10 │ │ │ │ - ldrdeq r4, [r9], -r6 │ │ │ │ + andeq r5, ip, r4, asr #10 │ │ │ │ + ldrdeq r4, [r9], -r2 │ │ │ │ andeq r6, r8, r2, lsl sl │ │ │ │ - andeq r5, ip, r4, lsr r5 │ │ │ │ - andeq r4, r9, r2, asr #25 │ │ │ │ + andeq r5, ip, r0, lsr r5 │ │ │ │ + @ instruction: 0x00094cbe │ │ │ │ strdeq r6, [r8], -lr │ │ │ │ - andeq r5, ip, r0, lsr #10 │ │ │ │ - andeq r4, r9, lr, lsr #25 │ │ │ │ + andeq r5, ip, ip, lsl r5 │ │ │ │ + andeq r4, r9, sl, lsr #25 │ │ │ │ andeq r6, r8, sl, ror #19 │ │ │ │ - strdeq r5, [ip], -r2 │ │ │ │ - andeq r4, r9, r0, lsl #25 │ │ │ │ + andeq r5, ip, lr, ror #9 │ │ │ │ + andeq r4, r9, ip, ror ip │ │ │ │ @ instruction: 0x000869bc │ │ │ │ ldrlt fp, [r0, #-384] @ 0xfffffe80 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f8f8cc │ │ │ │ smlalbblt r6, r3, r3, r8 │ │ │ │ strcc r6, [r1], #-2332 @ 0xfffff6e4 │ │ │ │ @@ -313999,16 +313999,16 @@ │ │ │ │ ldclt 0, cr6, [r0, #-80] @ 0xffffffb0 │ │ │ │ blmi 29ada0 │ │ │ │ stmdbmi r5, {r0, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf6cc4478 │ │ │ │ svclt 0x0000eb16 │ │ │ │ - andeq r5, ip, r2, ror #8 │ │ │ │ - strdeq r4, [r9], -r0 │ │ │ │ + andeq r5, ip, lr, asr r4 │ │ │ │ + andeq r4, r9, ip, ror #23 │ │ │ │ andeq r6, r8, ip, lsr #18 │ │ │ │ blt ff405004 <__bss_end__@@Base+0xff0ff850> │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl feca020c <__bss_end__@@Base+0xfe99aa58> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldrdlt r0, [r7], r0 @ │ │ │ │ @ instruction: 0x46034a3d │ │ │ │ @@ -314074,19 +314074,19 @@ │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b fe386c3c <__bss_end__@@Base+0xfe081488> │ │ │ │ andseq r1, r6, r6, lsl #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r1, r6, r6, ror r0 │ │ │ │ andseq r1, r6, r6, asr r0 │ │ │ │ andeq r0, r0, r4, asr #19 │ │ │ │ - andeq r5, ip, r4, lsr #7 │ │ │ │ - strdeq r4, [r9], -lr │ │ │ │ + andeq r5, ip, r0, lsr #7 │ │ │ │ + strdeq r4, [r9], -sl │ │ │ │ andeq r6, r8, r4, lsr #16 │ │ │ │ - muleq ip, r2, r3 │ │ │ │ - andeq r4, r9, ip, ror #21 │ │ │ │ + andeq r5, ip, lr, lsl #7 │ │ │ │ + andeq r4, r9, r8, ror #21 │ │ │ │ andeq r6, r8, r2, lsl r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl feca0340 <__bss_end__@@Base+0xfe99ab8c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff8 │ │ │ │ orrslt r6, r8, r0, lsl #16 │ │ │ │ blcc 1a355c │ │ │ │ @@ -314100,16 +314100,16 @@ │ │ │ │ @ instruction: 0xf044d1f4 │ │ │ │ ldrb pc, [r1, r7, lsl #22]! @ │ │ │ │ subcs r4, sl, #4, 22 @ 0x1000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-800 @ 0xfffffce0 │ │ │ │ b 1406cb8 <__bss_end__@@Base+0x1101504> │ │ │ │ - andeq r5, ip, r8, lsl r3 │ │ │ │ - andeq r4, r9, r2, ror sl │ │ │ │ + andeq r5, ip, r4, lsl r3 │ │ │ │ + andeq r4, r9, lr, ror #20 │ │ │ │ muleq r8, r6, r7 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b8f8cc │ │ │ │ strmi fp, [r2], -sl, lsl #1 │ │ │ │ stcge 3, cr2, [r4, #-0] │ │ │ │ @@ -314302,49 +314302,49 @@ │ │ │ │ ldrbtmi r4, [fp], #-2088 @ 0xfffff7d8 │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldm lr!, {r2, r3, r6, r7, r9, sl, ip, sp, lr, pc} │ │ │ │ andseq r0, r6, sl, ror #29 │ │ │ │ andseq r0, r6, r2, ror #29 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r0, r6, r2, asr #29 │ │ │ │ - andeq r4, r9, r6, lsr #19 │ │ │ │ + andeq r4, r9, r2, lsr #19 │ │ │ │ andeq r0, r0, r4, asr #19 │ │ │ │ - andeq r5, ip, ip, ror r1 │ │ │ │ - @ instruction: 0x000948b6 │ │ │ │ + andeq r5, ip, r8, ror r1 │ │ │ │ + @ instruction: 0x000948b2 │ │ │ │ @ instruction: 0x000865b8 │ │ │ │ - andeq r5, ip, sl, asr #2 │ │ │ │ - andeq r4, r9, r4, lsl #17 │ │ │ │ + andeq r5, ip, r6, asr #2 │ │ │ │ + andeq r4, r9, r0, lsl #17 │ │ │ │ andeq r6, r8, r6, lsl #11 │ │ │ │ - andeq r5, ip, r8, lsr r1 │ │ │ │ - andeq r4, r9, r2, ror r8 │ │ │ │ + andeq r5, ip, r4, lsr r1 │ │ │ │ + andeq r4, r9, lr, ror #16 │ │ │ │ andeq r6, r8, r4, ror r5 │ │ │ │ - andeq r5, ip, ip, lsl #2 │ │ │ │ - andeq r4, r9, r6, asr #16 │ │ │ │ + andeq r5, ip, r8, lsl #2 │ │ │ │ + andeq r4, r9, r2, asr #16 │ │ │ │ andeq r6, r8, r8, asr #10 │ │ │ │ - andeq r5, ip, r8, asr #1 │ │ │ │ - andeq r4, r9, r2, lsl #16 │ │ │ │ + andeq r5, ip, r4, asr #1 │ │ │ │ + strdeq r4, [r9], -lr │ │ │ │ andeq r6, r8, r4, lsl #10 │ │ │ │ - andeq r5, ip, sl, lsr #1 │ │ │ │ - andeq r4, r9, r4, ror #15 │ │ │ │ + andeq r5, ip, r6, lsr #1 │ │ │ │ + andeq r4, r9, r0, ror #15 │ │ │ │ andeq r6, r8, r6, ror #9 │ │ │ │ - andeq r5, ip, sl, lsl #1 │ │ │ │ - andeq r4, r9, r4, asr #15 │ │ │ │ + andeq r5, ip, r6, lsl #1 │ │ │ │ + andeq r4, r9, r0, asr #15 │ │ │ │ andeq r6, r8, r6, asr #9 │ │ │ │ - andeq r5, ip, r8, ror r0 │ │ │ │ - @ instruction: 0x000947b2 │ │ │ │ + andeq r5, ip, r4, ror r0 │ │ │ │ + andeq r4, r9, lr, lsr #15 │ │ │ │ @ instruction: 0x000864b4 │ │ │ │ - andeq r5, ip, r6, rrx │ │ │ │ - andeq r4, r9, r0, lsr #15 │ │ │ │ + andeq r5, ip, r2, rrx │ │ │ │ + muleq r9, ip, r7 │ │ │ │ andeq r6, r8, r2, lsr #9 │ │ │ │ - andeq r5, ip, r4, asr r0 │ │ │ │ - andeq r4, r9, lr, lsl #15 │ │ │ │ - @ instruction: 0x000947b8 │ │ │ │ - andeq r5, ip, r2, asr #32 │ │ │ │ - andeq r4, r9, ip, ror r7 │ │ │ │ - muleq r9, r6, r7 │ │ │ │ + andeq r5, ip, r0, asr r0 │ │ │ │ + andeq r4, r9, sl, lsl #15 │ │ │ │ + @ instruction: 0x000947b4 │ │ │ │ + andeq r5, ip, lr, lsr r0 │ │ │ │ + andeq r4, r9, r8, ror r7 │ │ │ │ + muleq r9, r2, r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl feca0744 <__bss_end__@@Base+0xfe99af90> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff8 │ │ │ │ orrslt r6, r8, r0, lsl #16 │ │ │ │ blcc 1a3960 │ │ │ │ cmnlt r3, r3, lsl #2 │ │ │ │ @@ -314357,16 +314357,16 @@ │ │ │ │ @ instruction: 0xf044d1f4 │ │ │ │ ldrb pc, [r1, r5, lsl #18]! @ │ │ │ │ rsbscs r4, ip, #4, 22 @ 0x1000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-792 @ 0xfffffce8 │ │ │ │ stmda r8, {r2, r3, r6, r7, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - andeq r4, ip, r8, asr pc │ │ │ │ - muleq r9, r2, r6 │ │ │ │ + andeq r4, ip, r4, asr pc │ │ │ │ + andeq r4, r9, lr, lsl #13 │ │ │ │ muleq r8, r2, r3 │ │ │ │ ldrlt fp, [r0, #-368] @ 0xfffffe90 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f8f8cc │ │ │ │ strtmi r4, [r0], -r4, lsl #12 │ │ │ │ stmdavs r3, {r2, r5, fp, sp, lr}^ │ │ │ │ @@ -314452,19 +314452,19 @@ │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ svc 0x0094f6cb │ │ │ │ eorcs r4, lr, #7168 @ 0x1c00 │ │ │ │ stmdami r8, {r0, r1, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf6cb4478 │ │ │ │ svclt 0x0000ef8c │ │ │ │ - andeq r4, ip, r2, lsr #28 │ │ │ │ - andeq r4, r9, r0, ror r5 │ │ │ │ + andeq r4, ip, lr, lsl lr │ │ │ │ + andeq r4, r9, ip, ror #10 │ │ │ │ andeq r6, r8, sl, lsr #4 │ │ │ │ - andeq r4, ip, r0, lsl lr │ │ │ │ - andeq r4, r9, lr, asr r5 │ │ │ │ + andeq r4, ip, ip, lsl #28 │ │ │ │ + andeq r4, r9, sl, asr r5 │ │ │ │ andeq r6, r8, r8, lsl r2 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl feca0928 <__bss_end__@@Base+0xfe99b174> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 178d690 <__bss_end__@@Base+0x1487edc> │ │ │ │ blmi 179af48 <__bss_end__@@Base+0x1495794> │ │ │ │ ldrbtmi fp, [sl], #-133 @ 0xffffff7b │ │ │ │ @@ -314555,25 +314555,25 @@ │ │ │ │ @ instruction: 0xd1d8429a │ │ │ │ @ instruction: 0xf0434618 │ │ │ │ @ instruction: 0xe7d4ff77 │ │ │ │ andseq r0, r6, sl, ror #18 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r0, r6, r6, asr #18 │ │ │ │ @ instruction: 0xfffffe8b │ │ │ │ - strdeq r4, [ip], -ip │ │ │ │ - andeq r4, r9, sl, asr #8 │ │ │ │ + strdeq r4, [ip], -r8 │ │ │ │ + andeq r4, r9, r6, asr #8 │ │ │ │ andeq r6, r8, r2, lsl #2 │ │ │ │ - andeq r4, ip, r8, ror #25 │ │ │ │ - andeq r4, r9, r6, lsr r4 │ │ │ │ + andeq r4, ip, r4, ror #25 │ │ │ │ + andeq r4, r9, r2, lsr r4 │ │ │ │ andeq r6, r8, lr, ror #1 │ │ │ │ - @ instruction: 0x000c4cb2 │ │ │ │ - andeq r4, r9, r0, lsl #8 │ │ │ │ + andeq r4, ip, lr, lsr #25 │ │ │ │ + strdeq r4, [r9], -ip │ │ │ │ strheq r6, [r8], -r8 │ │ │ │ - muleq ip, r2, ip │ │ │ │ - andeq r4, r9, r0, ror #7 │ │ │ │ + andeq r4, ip, lr, lsl #25 │ │ │ │ + ldrdeq r4, [r9], -ip │ │ │ │ muleq r8, r8, r0 │ │ │ │ eorsle r2, r0, r0, lsl #16 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl feca0ae0 <__bss_end__@@Base+0xfe99b32c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strmi r0, [lr], -r8, ror #31 │ │ │ │ @ instruction: 0x46044617 │ │ │ │ @@ -314599,16 +314599,16 @@ │ │ │ │ strdcs fp, [r4], -r8 │ │ │ │ blmi 29b700 │ │ │ │ stmdbmi r5, {r1, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf6cb4478 │ │ │ │ svclt 0x0000ee66 │ │ │ │ - andeq r4, ip, r6, asr #23 │ │ │ │ - andeq r4, r9, r4, lsl r3 │ │ │ │ + andeq r4, ip, r2, asr #23 │ │ │ │ + andeq r4, r9, r0, lsl r3 │ │ │ │ andeq r5, r8, ip, asr #31 │ │ │ │ ldrlt fp, [r0, #-416] @ 0xfffffe60 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f8f8cc │ │ │ │ cmnlt r3, r3, lsl #17 │ │ │ │ strcc r6, [r1], #-2332 @ 0xfffff6e4 │ │ │ │ @@ -314624,19 +314624,19 @@ │ │ │ │ @ instruction: 0xf6cb4478 │ │ │ │ blmi 38529c <__bss_end__@@Base+0x7fae8> │ │ │ │ stmdbmi r8, {r0, r1, r2, r3, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2056 @ 0xfffff7f8 │ │ │ │ cmpcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf6cb4478 │ │ │ │ svclt 0x0000ee34 │ │ │ │ - andeq r4, ip, r6, ror fp │ │ │ │ - andeq r4, r9, r4, asr #5 │ │ │ │ + andeq r4, ip, r2, ror fp │ │ │ │ + andeq r4, r9, r0, asr #5 │ │ │ │ andeq r5, r8, ip, ror pc │ │ │ │ - andeq r4, ip, r2, ror #22 │ │ │ │ - @ instruction: 0x000942b0 │ │ │ │ + andeq r4, ip, lr, asr fp │ │ │ │ + andeq r4, r9, ip, lsr #5 │ │ │ │ andeq r5, r8, r8, ror #30 │ │ │ │ stcllt 7, cr15, [r2, #1020]! @ 0x3fc │ │ │ │ ldmdavc r3, {r1, fp, sp, lr} │ │ │ │ svclt 0x00182b09 │ │ │ │ tstle r5, r0, lsr #22 │ │ │ │ svccc 0x0001f812 │ │ │ │ svclt 0x00182b09 │ │ │ │ @@ -314675,15 +314675,15 @@ │ │ │ │ pop {r1, ip, sp, pc} │ │ │ │ strdcs r8, [r4], -r0 │ │ │ │ strdcs lr, [r2], -r0 │ │ │ │ @ instruction: 0xf6cbe7ee │ │ │ │ svclt 0x0000edde │ │ │ │ mulseq r6, r8, r6 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andeq r4, r9, lr, asr #4 │ │ │ │ + andeq r4, r9, sl, asr #4 │ │ │ │ andseq r0, r6, r8, asr #12 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl feca0c94 <__bss_end__@@Base+0xfe99b4e0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi a0da3c <__bss_end__@@Base+0x708288> │ │ │ │ blmi a35ca8 <__bss_end__@@Base+0x7304f4> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @@ -314801,19 +314801,19 @@ │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf6cb4478 │ │ │ │ svclt 0x0000ecda │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r0, r6, r6, asr #10 │ │ │ │ andseq r0, r6, lr, lsr #10 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ - andeq r4, ip, r8, lsr r9 │ │ │ │ - andeq r4, r9, r6, asr #32 │ │ │ │ + andeq r4, ip, r4, lsr r9 │ │ │ │ + andeq r4, r9, r2, asr #32 │ │ │ │ ldrdeq r5, [r8], -r4 │ │ │ │ - andeq r4, ip, r8, lsl r9 │ │ │ │ - andeq r4, r9, r6, lsr #32 │ │ │ │ + andeq r4, ip, r4, lsl r9 │ │ │ │ + andeq r4, r9, r2, lsr #32 │ │ │ │ @ instruction: 0x00085cb4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl feca0e9c <__bss_end__@@Base+0xfe99b6e8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff8 │ │ │ │ tstlt r0, #128, 16 @ 0x800000 │ │ │ │ blcc 1a40b8 │ │ │ │ @@ -314835,16 +314835,16 @@ │ │ │ │ stc2l 0, cr15, [sl, #-268] @ 0xfffffef4 │ │ │ │ blmi 2c3c78 │ │ │ │ stmdbmi r5, {r0, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf6cb4478 │ │ │ │ svclt 0x0000ec8e │ │ │ │ - andeq r4, ip, r2, lsl #17 │ │ │ │ - muleq r9, r0, pc @ │ │ │ │ + andeq r4, ip, lr, ror r8 │ │ │ │ + andeq r3, r9, ip, lsl #31 │ │ │ │ andeq r5, r8, ip, lsl ip │ │ │ │ eorsle r2, r0, r0, lsl #16 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl feca0f1c <__bss_end__@@Base+0xfe99b768> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strmi r0, [lr], -r8, ror #31 │ │ │ │ @ instruction: 0x46044617 │ │ │ │ @@ -315027,16 +315027,16 @@ │ │ │ │ andseq r0, r6, r6, lsl #6 │ │ │ │ @ instruction: 0x001602f8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x001602d4 │ │ │ │ andeq r0, r0, r8, lsl lr │ │ │ │ @ instruction: 0xfffffbed │ │ │ │ andeq r0, r0, r4, lsr sl │ │ │ │ - andeq r4, ip, r4, lsr #11 │ │ │ │ - @ instruction: 0x00093cb2 │ │ │ │ + andeq r4, ip, r0, lsr #11 │ │ │ │ + andeq r3, r9, lr, lsr #25 │ │ │ │ andeq r5, r8, lr, lsr r9 │ │ │ │ stcllt 6, cr15, [r4], {203} @ 0xcb │ │ │ │ ldrbmi r6, [r0, -r0, lsl #16]! │ │ │ │ ldrbmi r7, [r0, -r0, lsl #18]! │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl feca1224 <__bss_end__@@Base+0xfe99ba70> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @@ -315127,18 +315127,18 @@ │ │ │ │ stmdbmi r9, {r3, r8, sl, fp, ip, sp, pc} │ │ │ │ ldrbtmi r4, [r9], #-2057 @ 0xfffff7f7 │ │ │ │ @ instruction: 0xf0724478 │ │ │ │ mulcs pc, pc, sl @ │ │ │ │ andcs fp, r2, r8, lsl #26 │ │ │ │ svclt 0x0000bd08 │ │ │ │ andseq pc, r7, sl, lsl #29 │ │ │ │ - andeq r3, r9, lr, asr fp │ │ │ │ + andeq r3, r9, sl, asr fp │ │ │ │ andseq pc, r7, r8, ror lr @ │ │ │ │ - andeq r3, r9, lr, asr fp │ │ │ │ - andeq r3, r9, r2, lsr fp │ │ │ │ + andeq r3, r9, sl, asr fp │ │ │ │ + andeq r3, r9, lr, lsr #22 │ │ │ │ andseq pc, r7, r4, ror #28 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl feca13b0 <__bss_end__@@Base+0xfe99bbfc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ umullslt r0, r7, r0, pc @ │ │ │ │ strmi r4, [r8], -r4, lsl #12 │ │ │ │ ldrtcs r4, [ip], #-1569 @ 0xfffff9df │ │ │ │ @@ -315216,17 +315216,17 @@ │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldmib ip, {r0, r1, r3, r6, r7, r9, sl, ip, sp, lr, pc} │ │ │ │ strb r2, [r2, r2, lsl #8]! │ │ │ │ stmib r4!, {r0, r1, r3, r6, r7, r9, sl, ip, sp, lr, pc} │ │ │ │ andseq pc, r5, ip, asr #28 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq pc, r5, lr, ror #27 │ │ │ │ - andeq r4, ip, sl, ror #5 │ │ │ │ - strdeq r3, [r9], -ip │ │ │ │ - andeq r3, r9, sl, lsl #20 │ │ │ │ + andeq r4, ip, r6, ror #5 │ │ │ │ + strdeq r3, [r9], -r8 │ │ │ │ + andeq r3, r9, r6, lsl #20 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ cdpeq 8, 7, cr15, cr8, cr12, {6} │ │ │ │ @ instruction: 0x461eb0d9 │ │ │ │ strcc pc, [ip, #-2271] @ 0xfffff721 │ │ │ │ @ instruction: 0xf8df920c │ │ │ │ @@ -315554,31 +315554,31 @@ │ │ │ │ svc 0x0006f6ca │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq pc, r5, lr, ror sp @ │ │ │ │ @ instruction: 0x001761b8 │ │ │ │ andseq r7, r7, r0, ror #14 │ │ │ │ andseq r6, r7, r0, asr #2 │ │ │ │ andseq pc, r7, r6, lsl #23 │ │ │ │ - andeq r3, r9, r8, asr #18 │ │ │ │ + andeq r3, r9, r4, asr #18 │ │ │ │ andseq pc, r5, sl, lsr #24 │ │ │ │ andseq pc, r7, r6, ror sl @ │ │ │ │ - andeq r3, r9, r8, ror #16 │ │ │ │ - andseq pc, r7, lr, lsr #20 │ │ │ │ andeq r3, r9, r4, ror #16 │ │ │ │ + andseq pc, r7, lr, lsr #20 │ │ │ │ + andeq r3, r9, r0, ror #16 │ │ │ │ andseq r5, r7, sl, lsr pc │ │ │ │ andseq pc, r7, sl, asr r9 @ │ │ │ │ - andeq r3, r9, r0, lsr r8 │ │ │ │ + andeq r3, r9, ip, lsr #16 │ │ │ │ andseq pc, r7, r6, ror #16 │ │ │ │ - ldrdeq r3, [r9], -ip │ │ │ │ + ldrdeq r3, [r9], -r8 │ │ │ │ andseq pc, r7, ip, asr #16 │ │ │ │ - @ instruction: 0x000935b2 │ │ │ │ + andeq r3, r9, lr, lsr #11 │ │ │ │ andseq pc, r7, ip, lsr r8 @ │ │ │ │ - andeq r3, r9, lr, asr #11 │ │ │ │ + andeq r3, r9, sl, asr #11 │ │ │ │ andseq pc, r7, r6, ror #15 │ │ │ │ - andeq r3, r9, ip, lsl #13 │ │ │ │ + andeq r3, r9, r8, lsl #13 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ cdpeq 8, 11, cr15, cr0, cr12, {6} │ │ │ │ stmib sp, {r0, r1, r3, r6, r7, ip, sp, pc}^ │ │ │ │ bmi 1a934a8 <__bss_end__@@Base+0x178dcf4> │ │ │ │ ldrbtmi r4, [sl], #-2917 @ 0xfffff49b │ │ │ │ @@ -315764,22 +315764,22 @@ │ │ │ │ sbcscs r4, r6, #11264 @ 0x2c00 │ │ │ │ stmdami ip, {r0, r1, r3, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf6ca4478 │ │ │ │ svclt 0x0000ed50 │ │ │ │ andseq pc, r5, r2, asr #12 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andeq r3, r9, r0, asr #9 │ │ │ │ + @ instruction: 0x000934bc │ │ │ │ @ instruction: 0x0015f5b8 │ │ │ │ - ldrdeq r3, [r9], -r4 │ │ │ │ - strdeq r3, [r9], -r4 │ │ │ │ - andeq r3, r9, r0, lsl r4 │ │ │ │ - andeq r3, ip, ip, lsr #21 │ │ │ │ - andeq r3, r9, lr, lsl #7 │ │ │ │ - muleq r9, ip, r3 │ │ │ │ + ldrdeq r3, [r9], -r0 │ │ │ │ + strdeq r3, [r9], -r0 │ │ │ │ + andeq r3, r9, ip, lsl #8 │ │ │ │ + andeq r3, ip, r8, lsr #21 │ │ │ │ + andeq r3, r9, sl, lsl #7 │ │ │ │ + muleq r9, r8, r3 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ addlt r4, r6, r9, lsr sp │ │ │ │ strcs r4, [r0], #-2617 @ 0xfffff5c7 │ │ │ │ stmdavs r3, {r0, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ @@ -316065,27 +316065,27 @@ │ │ │ │ andscs r4, sl, #45088768 @ 0x2b00000 │ │ │ │ ldrbtmi r4, [r8], #-1609 @ 0xfffff9b7 │ │ │ │ stmdb r2!, {r1, r3, r6, r7, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf6cae7a2 │ │ │ │ svclt 0x0000eb02 │ │ │ │ andseq pc, r5, r0, ror r2 @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andeq r3, r9, sl, lsl #3 │ │ │ │ - andeq r3, r9, r2, ror r1 │ │ │ │ - andeq r3, r9, ip, asr r1 │ │ │ │ - andeq r9, r9, r8, lsl #1 │ │ │ │ - muleq r9, r0, r7 │ │ │ │ - strdeq r3, [r9], -ip │ │ │ │ - andeq r3, r9, sl, lsr #32 │ │ │ │ + andeq r3, r9, r6, lsl #3 │ │ │ │ + andeq r3, r9, lr, ror #2 │ │ │ │ + andeq r3, r9, r8, asr r1 │ │ │ │ + andeq r9, r9, r4, lsl #1 │ │ │ │ + andeq r2, r9, ip, lsl #15 │ │ │ │ + strdeq r3, [r9], -r8 │ │ │ │ + andeq r3, r9, r6, lsr #32 │ │ │ │ andseq pc, r5, r6, lsr #2 │ │ │ │ - andeq pc, r8, r2, asr r5 @ │ │ │ │ - andeq r3, r9, lr, lsr r0 │ │ │ │ - andeq r3, r9, r6, lsl r0 │ │ │ │ - andeq r2, r9, lr, lsr #31 │ │ │ │ - andeq r2, r9, r2, asr #31 │ │ │ │ + andeq pc, r8, lr, asr #10 │ │ │ │ + andeq r3, r9, sl, lsr r0 │ │ │ │ + andeq r3, r9, r2, lsl r0 │ │ │ │ + andeq r2, r9, sl, lsr #31 │ │ │ │ + @ instruction: 0x00092fbe │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ stcleq 8, cr15, [r0, #816] @ 0x330 │ │ │ │ bmi 14dc8e0 <__bss_end__@@Base+0x11d712c> │ │ │ │ strmi r4, [sp], -lr, asr #22 │ │ │ │ stmdbmi lr, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @@ -316163,15 +316163,15 @@ │ │ │ │ blls fe3a5214 <__bss_end__@@Base+0xfe09fa60> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ sbcsle r0, lr, r0, lsl #6 │ │ │ │ b 1108ce0 <__bss_end__@@Base+0xe0352c> │ │ │ │ str r2, [ip, r4, lsl #10]! │ │ │ │ andseq pc, r5, r8, lsl r0 @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andeq r7, r9, r0, ror #24 │ │ │ │ + andeq r7, r9, ip, asr ip │ │ │ │ @ instruction: 0xfffff987 │ │ │ │ andseq lr, r5, r6, lsl #31 │ │ │ │ andseq lr, r5, lr, lsr pc │ │ │ │ @ instruction: 0x0015eefc │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ @@ -316272,16 +316272,16 @@ │ │ │ │ svclt 0x0000e96c │ │ │ │ andseq lr, r5, lr, lsr #29 │ │ │ │ @ instruction: 0x001b46fc │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r4, fp, r8, asr #13 │ │ │ │ andseq r4, fp, lr, lsr #12 │ │ │ │ andseq r4, fp, r8, lsl r6 │ │ │ │ - muleq r9, r0, sp │ │ │ │ - andeq r2, r9, r8, ror #26 │ │ │ │ + andeq r2, r9, ip, lsl #27 │ │ │ │ + andeq r2, r9, r4, ror #26 │ │ │ │ andseq lr, r5, lr, ror #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl feca258c <__bss_end__@@Base+0xfe99cdd8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r7], {240} @ 0xf0 │ │ │ │ bmi 7375a0 <__bss_end__@@Base+0x431dec> │ │ │ │ ldrbtmi r4, [ip], #-1641 @ 0xfffff997 │ │ │ │ @@ -316426,33 +316426,33 @@ │ │ │ │ @ instruction: 0xe7b3f87f │ │ │ │ ldmda r4!, {r1, r3, r6, r7, r9, sl, ip, sp, lr, pc} │ │ │ │ andseq lr, r5, ip, lsl #25 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq lr, r5, r4, lsl #25 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x001b44b6 │ │ │ │ - andeq r2, r9, r0, asr #24 │ │ │ │ + andeq r2, r9, ip, lsr ip │ │ │ │ @ instruction: 0xfffffd6b │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ mulseq r7, r2, ip │ │ │ │ - andeq r2, r9, r6, asr ip │ │ │ │ - andeq r2, r9, r8, ror #24 │ │ │ │ + andeq r2, r9, r2, asr ip │ │ │ │ + andeq r2, r9, r4, ror #24 │ │ │ │ andseq r4, fp, r4, lsl r4 │ │ │ │ @ instruction: 0x001b43f6 │ │ │ │ @ instruction: 0x001b43de │ │ │ │ - andeq r2, r9, r8, lsr #23 │ │ │ │ + andeq r2, r9, r4, lsr #23 │ │ │ │ andseq r4, fp, r6, asr #7 │ │ │ │ andseq lr, r5, ip, ror #22 │ │ │ │ - andeq r2, r9, lr, ror #22 │ │ │ │ + andeq r2, r9, sl, ror #22 │ │ │ │ mulseq fp, ip, r3 │ │ │ │ - andeq r2, r9, r0, ror #22 │ │ │ │ + andeq r2, r9, ip, asr fp │ │ │ │ andseq r4, fp, r8, ror #6 │ │ │ │ andseq r4, fp, r0, asr #6 │ │ │ │ - andeq r2, r9, sl, lsl #22 │ │ │ │ - andeq r2, r9, r8, lsr fp │ │ │ │ + andeq r2, r9, r6, lsl #22 │ │ │ │ + andeq r2, r9, r4, lsr fp │ │ │ │ blmi 39da50 <__bss_end__@@Base+0x9829c> │ │ │ │ ldrbtmi r4, [r9], #-2569 @ 0xfffff5f7 │ │ │ │ @ instruction: 0xf891447b │ │ │ │ ldmpl fp, {r3, r4, r5, ip} │ │ │ │ tstlt r9, fp, lsl r8 │ │ │ │ @ instruction: 0x062cf8d3 │ │ │ │ mrclt 7, 4, APSR_nzcv, cr14, cr15, {7} │ │ │ │ @@ -316476,15 +316476,15 @@ │ │ │ │ addsmi r6, r8, #2818048 @ 0x2b0000 │ │ │ │ @ instruction: 0xf6c9d003 │ │ │ │ stmdavs fp!, {r2, r5, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ pop {r0, r1, r5, sp, lr} │ │ │ │ @ instruction: 0xf0714038 │ │ │ │ svclt 0x0000b8db │ │ │ │ andseq lr, r7, r8, lsr #21 │ │ │ │ - strdeq r2, [r9], -r0 │ │ │ │ + andeq r2, r9, ip, ror #21 │ │ │ │ andseq r4, fp, sl, ror r2 │ │ │ │ andseq lr, r5, r0, lsr #20 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl feca28c0 <__bss_end__@@Base+0xfe99d10c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 84f5c8 <__bss_end__@@Base+0x549e14> │ │ │ │ @@ -316547,16 +316547,16 @@ │ │ │ │ strtmi r4, [r2], -r7, lsl #18 │ │ │ │ andseq pc, ip, r7, lsl #2 │ │ │ │ ldrbtmi r2, [r9], #-1026 @ 0xfffffbfe │ │ │ │ @ instruction: 0xff86f070 │ │ │ │ svclt 0x0000e7ec │ │ │ │ andseq r4, fp, r6, asr #3 │ │ │ │ andseq lr, r7, r8, lsr fp │ │ │ │ - andeq r2, r9, r4, asr #22 │ │ │ │ - andeq r2, r9, sl, lsl fp │ │ │ │ + andeq r2, r9, r0, asr #22 │ │ │ │ + andeq r2, r9, r6, lsl fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl feca29d4 <__bss_end__@@Base+0xfe99d220> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [pc, #-928] @ 14b43c │ │ │ │ addlt r4, r3, r4, lsl #12 │ │ │ │ ldrbtmi r4, [sp], #-1546 @ 0xfffff9f6 │ │ │ │ @ instruction: 0xb1286828 │ │ │ │ @@ -316570,15 +316570,15 @@ │ │ │ │ ldrbtmi r4, [r8], #-2310 @ 0xfffff6fa │ │ │ │ eorscc r4, r8, r9, ror r4 │ │ │ │ @ instruction: 0xff5af070 │ │ │ │ andlt r2, r3, r2 │ │ │ │ svclt 0x0000bd30 │ │ │ │ andseq r4, fp, sl, asr #2 │ │ │ │ mulseq r7, sl, sl │ │ │ │ - strdeq r2, [r9], -r8 │ │ │ │ + strdeq r2, [r9], -r4 │ │ │ │ vst3.8 {d27-d29}, [pc] │ │ │ │ ldrblt r5, [r0, #3200]! @ 0xc80 │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e0f8cc │ │ │ │ addlt r4, r3, r1, lsr #20 │ │ │ │ ldrbtmi r4, [sl], #-2849 @ 0xfffff4df │ │ │ │ ldmpl r3, {r3, r8, fp, ip, pc}^ │ │ │ │ @@ -316613,17 +316613,17 @@ │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ cdp 6, 11, cr15, cr2, cr9, {6} │ │ │ │ cdp 6, 11, cr15, cr12, cr9, {6} │ │ │ │ andseq lr, r5, r6, ror #16 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r4, fp, r0, ror #1 │ │ │ │ andseq lr, r5, sl, lsl r8 │ │ │ │ - andeq r2, ip, sl, lsr #27 │ │ │ │ - andeq r2, r9, ip, ror #20 │ │ │ │ - andeq fp, r8, lr, asr #2 │ │ │ │ + andeq r2, ip, r6, lsr #27 │ │ │ │ + andeq r2, r9, r8, ror #20 │ │ │ │ + andeq fp, r8, sl, asr #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl feca2ae0 <__bss_end__@@Base+0xfe99d32c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 40f8c8 <__bss_end__@@Base+0x10a114> │ │ │ │ ldrbtmi r4, [fp], #-1540 @ 0xfffff9fc │ │ │ │ teqlt ip, r8, lsl r8 │ │ │ │ strtmi fp, [r1], -r0, lsr #2 │ │ │ │ @@ -316632,17 +316632,17 @@ │ │ │ │ ldclt 6, cr4, [r0, #-128] @ 0xffffff80 │ │ │ │ addscs r4, lr, #5120 @ 0x1400 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-788 @ 0xfffffcec │ │ │ │ cdp 6, 8, cr15, cr4, cr9, {6} │ │ │ │ andseq r4, fp, r2, asr #32 │ │ │ │ - andeq r2, ip, r0, asr sp │ │ │ │ - andeq r2, r9, r2, lsl sl │ │ │ │ - strdeq fp, [r8], -r2 │ │ │ │ + andeq r2, ip, ip, asr #26 │ │ │ │ + andeq r2, r9, lr, lsl #20 │ │ │ │ + andeq fp, r8, lr, ror #1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl feca2b2c <__bss_end__@@Base+0xfe99d378> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdacs r3!, {r3, r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ andshi pc, r8, #0, 4 │ │ │ │ @ instruction: 0xf010e8df │ │ │ │ @ instruction: 0x01250205 │ │ │ │ @@ -316915,124 +316915,124 @@ │ │ │ │ @ instruction: 0xf44f4b71 │ │ │ │ ldmdbmi r1!, {r3, r6, r7, r9, ip, sp, lr}^ │ │ │ │ ldrbtmi r4, [fp], #-2161 @ 0xfffff78f │ │ │ │ @ instruction: 0x33284479 │ │ │ │ @ instruction: 0xf6c94478 │ │ │ │ svclt 0x0000ec50 │ │ │ │ andseq r3, fp, r6, lsr #31 │ │ │ │ - muleq r9, lr, r9 │ │ │ │ + muleq r9, sl, r9 │ │ │ │ andseq r3, fp, sl, lsl #31 │ │ │ │ - muleq r9, lr, r9 │ │ │ │ - muleq r9, r2, r9 │ │ │ │ + muleq r9, sl, r9 │ │ │ │ + andeq r2, r9, lr, lsl #19 │ │ │ │ andseq r3, fp, r0, ror pc │ │ │ │ - andeq r2, r9, r4, asr #19 │ │ │ │ - @ instruction: 0x000929b8 │ │ │ │ + andeq r2, r9, r0, asr #19 │ │ │ │ + @ instruction: 0x000929b4 │ │ │ │ andseq r3, fp, r6, asr pc │ │ │ │ - andeq r2, r9, sl, lsl #19 │ │ │ │ - andeq r2, r9, lr, ror r9 │ │ │ │ + andeq r2, r9, r6, lsl #19 │ │ │ │ + andeq r2, r9, sl, ror r9 │ │ │ │ andseq r3, fp, ip, lsr pc │ │ │ │ - @ instruction: 0x000929b4 │ │ │ │ - andeq r2, r9, r8, lsr #19 │ │ │ │ + @ instruction: 0x000929b0 │ │ │ │ + andeq r2, r9, r4, lsr #19 │ │ │ │ andseq r3, fp, r2, lsr #30 │ │ │ │ - andeq r2, r9, sl, asr #20 │ │ │ │ - andeq r2, r9, lr, lsr sl │ │ │ │ + andeq r2, r9, r6, asr #20 │ │ │ │ + andeq r2, r9, sl, lsr sl │ │ │ │ andseq r3, fp, r8, lsl #30 │ │ │ │ - andeq r2, r9, ip, lsr sl │ │ │ │ - andeq r2, r9, r0, lsr sl │ │ │ │ + andeq r2, r9, r8, lsr sl │ │ │ │ + andeq r2, r9, ip, lsr #20 │ │ │ │ andseq r3, fp, lr, ror #29 │ │ │ │ - andeq r2, r9, lr, lsr #20 │ │ │ │ - andeq r2, r9, r2, lsr #20 │ │ │ │ + andeq r2, r9, sl, lsr #20 │ │ │ │ + andeq r2, r9, lr, lsl sl │ │ │ │ @ instruction: 0x001b3ed4 │ │ │ │ - andeq r2, r9, ip, lsr #19 │ │ │ │ - andeq r2, r9, r0, lsr #19 │ │ │ │ + andeq r2, r9, r8, lsr #19 │ │ │ │ + muleq r9, ip, r9 │ │ │ │ @ instruction: 0x001b3eba │ │ │ │ - andeq r2, r9, r2, lsl sl │ │ │ │ - andeq r2, r9, r6, lsl #20 │ │ │ │ + andeq r2, r9, lr, lsl #20 │ │ │ │ + andeq r2, r9, r2, lsl #20 │ │ │ │ andseq r3, fp, r0, lsr #29 │ │ │ │ - andeq r2, r9, r0, lsr sl │ │ │ │ - andeq r2, r9, r2, lsr #20 │ │ │ │ + andeq r2, r9, ip, lsr #20 │ │ │ │ + andeq r2, r9, lr, lsl sl │ │ │ │ andseq r3, fp, r4, lsl #29 │ │ │ │ - andeq r2, r9, ip, lsl #18 │ │ │ │ - strdeq r2, [r9], -lr │ │ │ │ + andeq r2, r9, r8, lsl #18 │ │ │ │ + strdeq r2, [r9], -sl │ │ │ │ andseq r3, fp, r8, ror #28 │ │ │ │ - strdeq r2, [r9], -ip │ │ │ │ - andeq r2, r9, lr, ror #17 │ │ │ │ + strdeq r2, [r9], -r8 │ │ │ │ + andeq r2, r9, sl, ror #17 │ │ │ │ andseq r3, fp, ip, asr #28 │ │ │ │ - andeq r2, r9, ip, asr #18 │ │ │ │ - andeq r2, r9, lr, lsr r9 │ │ │ │ + andeq r2, r9, r8, asr #18 │ │ │ │ + andeq r2, r9, sl, lsr r9 │ │ │ │ andseq r3, fp, r0, lsr lr │ │ │ │ - muleq r9, r4, r9 │ │ │ │ - andeq r2, r9, r6, lsl #19 │ │ │ │ + muleq r9, r0, r9 │ │ │ │ + andeq r2, r9, r2, lsl #19 │ │ │ │ andseq r3, fp, r4, lsl lr │ │ │ │ - strdeq r2, [r9], -r8 │ │ │ │ - andeq r2, r9, sl, ror #17 │ │ │ │ + strdeq r2, [r9], -r4 │ │ │ │ + andeq r2, r9, r6, ror #17 │ │ │ │ @ instruction: 0x001b3df8 │ │ │ │ - andeq r2, r9, r4, lsl #18 │ │ │ │ - strdeq r2, [r9], -r6 │ │ │ │ + andeq r2, r9, r0, lsl #18 │ │ │ │ + strdeq r2, [r9], -r2 @ │ │ │ │ @ instruction: 0x001b3ddc │ │ │ │ - andeq r2, r9, r4, ror r9 │ │ │ │ - andeq r2, r9, r6, ror #18 │ │ │ │ + andeq r2, r9, r0, ror r9 │ │ │ │ + andeq r2, r9, r2, ror #18 │ │ │ │ andseq r3, fp, r0, asr #27 │ │ │ │ - andeq r2, r9, r8, lsr #16 │ │ │ │ - andeq r2, r9, sl, lsl r8 │ │ │ │ + andeq r2, r9, r4, lsr #16 │ │ │ │ + andeq r2, r9, r6, lsl r8 │ │ │ │ andseq r3, fp, r4, lsr #27 │ │ │ │ andeq r4, r8, r0, asr r4 │ │ │ │ andeq r4, r8, r2, asr #8 │ │ │ │ andseq r3, fp, r8, lsl #27 │ │ │ │ - andeq r2, r9, r0, lsr r8 │ │ │ │ - andeq r2, r9, r2, lsr #16 │ │ │ │ + andeq r2, r9, ip, lsr #16 │ │ │ │ + andeq r2, r9, lr, lsl r8 │ │ │ │ andseq r3, fp, ip, ror #26 │ │ │ │ - strdeq r2, [r9], -r0 │ │ │ │ - andeq r2, r9, r2, ror #17 │ │ │ │ + andeq r2, r9, ip, ror #17 │ │ │ │ + ldrdeq r2, [r9], -lr │ │ │ │ andseq r3, fp, r0, asr sp │ │ │ │ - muleq r9, ip, r8 │ │ │ │ - andeq r2, r9, lr, lsl #17 │ │ │ │ + muleq r9, r8, r8 │ │ │ │ + andeq r2, r9, sl, lsl #17 │ │ │ │ andseq r3, fp, r4, lsr sp │ │ │ │ - andeq r2, r9, r8, asr #16 │ │ │ │ - andeq r2, r9, sl, lsr r8 │ │ │ │ + andeq r2, r9, r4, asr #16 │ │ │ │ + andeq r2, r9, r6, lsr r8 │ │ │ │ andseq r3, fp, r8, lsl sp │ │ │ │ - andeq r2, r9, ip, lsl #16 │ │ │ │ - strdeq r2, [r9], -lr │ │ │ │ + andeq r2, r9, r8, lsl #16 │ │ │ │ + strdeq r2, [r9], -sl │ │ │ │ @ instruction: 0x001b3cfc │ │ │ │ - muleq r9, r8, r7 │ │ │ │ - andeq r2, r9, sl, lsl #15 │ │ │ │ + muleq r9, r4, r7 │ │ │ │ + andeq r2, r9, r6, lsl #15 │ │ │ │ andseq r3, fp, r0, ror #25 │ │ │ │ - andeq r2, r9, r4, ror #13 │ │ │ │ - ldrdeq r2, [r9], -r6 │ │ │ │ + andeq r2, r9, r0, ror #13 │ │ │ │ + ldrdeq r2, [r9], -r2 @ │ │ │ │ andseq r3, fp, r4, asr #25 │ │ │ │ - andeq r2, r9, r0, lsr #14 │ │ │ │ - andeq r2, r9, r2, lsl r7 │ │ │ │ + andeq r2, r9, ip, lsl r7 │ │ │ │ + andeq r2, r9, lr, lsl #14 │ │ │ │ andseq r3, fp, r8, lsr #25 │ │ │ │ - andeq r2, r9, r4, ror #14 │ │ │ │ - andeq r2, r9, r6, asr r7 │ │ │ │ + andeq r2, r9, r0, ror #14 │ │ │ │ + andeq r2, r9, r2, asr r7 │ │ │ │ andseq r3, fp, ip, lsl #25 │ │ │ │ - ldrdeq r2, [r9], -r4 │ │ │ │ - andeq r2, r9, r6, asr #13 │ │ │ │ + ldrdeq r2, [r9], -r0 │ │ │ │ + andeq r2, r9, r2, asr #13 │ │ │ │ andseq r3, fp, r0, ror ip │ │ │ │ - andeq r2, r9, r8, ror #15 │ │ │ │ - ldrdeq r2, [r9], -sl │ │ │ │ + andeq r2, r9, r4, ror #15 │ │ │ │ + ldrdeq r2, [r9], -r6 │ │ │ │ andseq r3, fp, r4, asr ip │ │ │ │ - andeq r2, r9, r4, lsl #14 │ │ │ │ - strdeq r2, [r9], -r6 │ │ │ │ + andeq r2, r9, r0, lsl #14 │ │ │ │ + strdeq r2, [r9], -r2 @ │ │ │ │ andseq r3, fp, r8, lsr ip │ │ │ │ - andeq r2, r9, r8, asr r7 │ │ │ │ - andeq r2, r9, sl, asr #14 │ │ │ │ + andeq r2, r9, r4, asr r7 │ │ │ │ + andeq r2, r9, r6, asr #14 │ │ │ │ andseq r3, fp, ip, lsl ip │ │ │ │ - andeq r2, r9, r8, lsl #15 │ │ │ │ - andeq r2, r9, sl, ror r7 │ │ │ │ + andeq r2, r9, r4, lsl #15 │ │ │ │ + andeq r2, r9, r6, ror r7 │ │ │ │ andseq r3, fp, r0, lsl #24 │ │ │ │ - andeq r2, r9, ip, asr #13 │ │ │ │ - @ instruction: 0x000926be │ │ │ │ + andeq r2, r9, r8, asr #13 │ │ │ │ + @ instruction: 0x000926ba │ │ │ │ andseq r3, fp, r4, ror #23 │ │ │ │ - andeq lr, r8, r4, ror sp │ │ │ │ - andeq lr, r8, r6, ror #26 │ │ │ │ - andeq r2, r9, ip, asr #11 │ │ │ │ - andeq r2, ip, r6, ror #17 │ │ │ │ - andeq r2, r9, r8, lsr #11 │ │ │ │ - andeq r9, r8, r4, asr fp │ │ │ │ + andeq lr, r8, r0, ror sp │ │ │ │ + andeq lr, r8, r2, ror #26 │ │ │ │ + andeq r2, r9, r8, asr #11 │ │ │ │ + andeq r2, ip, r2, ror #17 │ │ │ │ + andeq r2, r9, r4, lsr #11 │ │ │ │ + andeq r9, r8, r0, asr fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl feca3144 <__bss_end__@@Base+0xfe99d990> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdacs sl, {r3, r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ addshi pc, ip, r0, lsl #4 │ │ │ │ @ instruction: 0xf000e8df │ │ │ │ blcc cd43a8 <__bss_end__@@Base+0x9cebf4> │ │ │ │ @@ -317115,49 +317115,49 @@ │ │ │ │ @ instruction: 0xf44f4b26 │ │ │ │ stmdbmi r6!, {r0, r2, r5, r6, r7, r9, ip, sp, lr} │ │ │ │ ldrbtmi r4, [fp], #-2086 @ 0xfffff7da │ │ │ │ movtcc r4, #1145 @ 0x479 │ │ │ │ @ instruction: 0xf6c94478 │ │ │ │ svclt 0x0000eac0 │ │ │ │ andseq r3, fp, sl, asr #19 │ │ │ │ - andeq r2, r9, sl, ror #10 │ │ │ │ + andeq r2, r9, r6, ror #10 │ │ │ │ andseq r3, fp, lr, lsr #19 │ │ │ │ - muleq r9, sl, r5 │ │ │ │ - andeq r2, r9, lr, lsl #11 │ │ │ │ + muleq r9, r6, r5 │ │ │ │ + andeq r2, r9, sl, lsl #11 │ │ │ │ mulseq fp, r4, r9 │ │ │ │ - ldrdeq r2, [r9], -r4 │ │ │ │ - andeq r2, r9, r8, asr #11 │ │ │ │ + ldrdeq r2, [r9], -r0 │ │ │ │ + andeq r2, r9, r4, asr #11 │ │ │ │ andseq r3, fp, sl, ror r9 │ │ │ │ - andeq r2, r9, r6, lsr r5 │ │ │ │ - andeq r2, r9, sl, lsr #10 │ │ │ │ + andeq r2, r9, r2, lsr r5 │ │ │ │ + andeq r2, r9, r6, lsr #10 │ │ │ │ andseq r3, fp, r0, ror #18 │ │ │ │ - andeq r2, r9, ip, asr #11 │ │ │ │ - andeq r2, r9, r0, asr #11 │ │ │ │ + andeq r2, r9, r8, asr #11 │ │ │ │ + @ instruction: 0x000925bc │ │ │ │ andseq r3, fp, r6, asr #18 │ │ │ │ - andeq r2, r9, r6, asr r5 │ │ │ │ - andeq r2, r9, sl, asr #10 │ │ │ │ + andeq r2, r9, r2, asr r5 │ │ │ │ + andeq r2, r9, r6, asr #10 │ │ │ │ andseq r3, fp, ip, lsr #18 │ │ │ │ - andeq r2, r9, ip, lsr #11 │ │ │ │ - andeq r2, r9, r0, lsr #11 │ │ │ │ + andeq r2, r9, r8, lsr #11 │ │ │ │ + muleq r9, ip, r5 │ │ │ │ andseq r3, fp, r2, lsl r9 │ │ │ │ - andeq r2, r9, r6, ror #10 │ │ │ │ - andeq r2, r9, sl, asr r5 │ │ │ │ + andeq r2, r9, r2, ror #10 │ │ │ │ + andeq r2, r9, r6, asr r5 │ │ │ │ @ instruction: 0x001b38f8 │ │ │ │ - andeq r2, r9, ip, lsl r5 │ │ │ │ - andeq r2, r9, r0, lsl r5 │ │ │ │ + andeq r2, r9, r8, lsl r5 │ │ │ │ + andeq r2, r9, ip, lsl #10 │ │ │ │ @ instruction: 0x001b38de │ │ │ │ - ldrdeq r2, [r9], -sl │ │ │ │ - andeq r2, r9, lr, asr #9 │ │ │ │ + ldrdeq r2, [r9], -r6 │ │ │ │ + andeq r2, r9, sl, asr #9 │ │ │ │ andseq r3, fp, r4, asr #17 │ │ │ │ - muleq r9, r4, r4 │ │ │ │ - andeq r2, r9, r6, lsl #9 │ │ │ │ - andeq r2, r9, r4, asr r4 │ │ │ │ - andeq r2, ip, r6, asr #11 │ │ │ │ - andeq r2, r9, r8, lsl #5 │ │ │ │ - andeq r9, r8, r4, lsr r8 │ │ │ │ + muleq r9, r0, r4 │ │ │ │ + andeq r2, r9, r2, lsl #9 │ │ │ │ + andeq r2, r9, r0, asr r4 │ │ │ │ + andeq r2, ip, r2, asr #11 │ │ │ │ + andeq r2, r9, r4, lsl #5 │ │ │ │ + andeq r9, r8, r0, lsr r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl feca3338 <__bss_end__@@Base+0xfe99db84> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 290120 │ │ │ │ ldmdavs r8, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf7fcb108 │ │ │ │ blmi 24a3e0 │ │ │ │ @@ -317463,21 +317463,21 @@ │ │ │ │ @ instruction: 0xf0030050 │ │ │ │ vst2. {d1-d4}, [r0 :256] │ │ │ │ svclt 0x0098407f │ │ │ │ movwmi r2, #13312 @ 0x3400 │ │ │ │ tstmi r1, #3162112 @ 0x304000 │ │ │ │ svclt 0x0000e75a │ │ │ │ andseq r3, fp, ip, lsr #9 │ │ │ │ - ldrdeq r2, [r9], -r2 @ │ │ │ │ + andeq r2, r9, lr, asr #5 │ │ │ │ andeq lr, r7, ip, asr #25 │ │ │ │ - andeq r2, r9, r0, asr #4 │ │ │ │ - andeq r2, r9, lr, asr #4 │ │ │ │ - andeq r2, r9, r8, asr #4 │ │ │ │ - andeq r2, r9, r8, lsr r2 │ │ │ │ - andeq r2, r9, lr, lsr r2 │ │ │ │ + andeq r2, r9, ip, lsr r2 │ │ │ │ + andeq r2, r9, sl, asr #4 │ │ │ │ + andeq r2, r9, r4, asr #4 │ │ │ │ + andeq r2, r9, r4, lsr r2 │ │ │ │ + andeq r2, r9, sl, lsr r2 │ │ │ │ andseq r3, fp, sl, lsl #7 │ │ │ │ andseq r3, fp, r6, asr #6 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0048f8cc │ │ │ │ andsls fp, r5, r5, lsr #1 │ │ │ │ @@ -317623,18 +317623,18 @@ │ │ │ │ svchi 0x00f0e8bd │ │ │ │ sbcscs r4, r3, #6144 @ 0x1800 │ │ │ │ stmdami r7, {r1, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf6c84478 │ │ │ │ svclt 0x0000eec8 │ │ │ │ @ instruction: 0x001b32da │ │ │ │ - andeq r1, r9, r6, ror #30 │ │ │ │ - andeq r1, ip, r4, ror lr │ │ │ │ - andeq r1, r9, lr, lsl pc │ │ │ │ - andeq r1, r9, r0, lsr pc │ │ │ │ + andeq r1, r9, r2, ror #30 │ │ │ │ + andeq r1, ip, r0, ror lr │ │ │ │ + andeq r1, r9, sl, lsl pc │ │ │ │ + andeq r1, r9, ip, lsr #30 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl feca3aac <__bss_end__@@Base+0xfe99e2f8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ rscsvs pc, r2, pc, asr #8 │ │ │ │ @ instruction: 0xf6c9460e │ │ │ │ strhlt lr, [r8, #146]! @ 0x92 │ │ │ │ @@ -317793,21 +317793,21 @@ │ │ │ │ ldclcs 4, cr3, [r8, #-64]! @ 0xffffffc0 │ │ │ │ @ instruction: 0x462ad0d2 │ │ │ │ ldrbmi r4, [r8], -r1, asr #12 │ │ │ │ @ instruction: 0xff66f7ff │ │ │ │ @ instruction: 0xd1ab2800 │ │ │ │ blls 1c6b04 │ │ │ │ svclt 0x0000e7d3 │ │ │ │ - andeq r1, r9, lr, lsr #31 │ │ │ │ - andeq sp, r8, r0, lsr #4 │ │ │ │ + andeq r1, r9, sl, lsr #31 │ │ │ │ andeq sp, r8, ip, lsl r2 │ │ │ │ - andeq r1, r9, sl, ror #30 │ │ │ │ - andeq r1, r9, r4, lsr #30 │ │ │ │ - andeq r1, r9, ip, lsl #30 │ │ │ │ - strdeq r1, [r9], -r2 │ │ │ │ + andeq sp, r8, r8, lsl r2 │ │ │ │ + andeq r1, r9, r6, ror #30 │ │ │ │ + andeq r1, r9, r0, lsr #30 │ │ │ │ + andeq r1, r9, r8, lsl #30 │ │ │ │ + andeq r1, r9, lr, ror #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl feca3d60 <__bss_end__@@Base+0xfe99e5ac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi bd0b08 <__bss_end__@@Base+0x8cb354> │ │ │ │ blmi bf8d78 <__bss_end__@@Base+0x8f35c4> │ │ │ │ ldrbtmi r4, [sl], #-1548 @ 0xfffff9f4 │ │ │ │ ldmpl r3, {r0, r2, r9, sl, lr}^ │ │ │ │ @@ -317849,15 +317849,15 @@ │ │ │ │ @ instruction: 0xf6c94628 │ │ │ │ rscvs lr, r0, sl, lsr r8 │ │ │ │ @ instruction: 0xf6c8e7c7 │ │ │ │ svclt 0x0000ed14 │ │ │ │ andseq sp, r5, r2, lsr r5 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq sp, r5, r2, lsl #10 │ │ │ │ - andeq ip, r8, r2, lsl #4 │ │ │ │ + strdeq ip, [r8], -lr │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ bmi 101e490 <__bss_end__@@Base+0xd18cdc> │ │ │ │ @ instruction: 0x46054b3b │ │ │ │ ldmdami fp!, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ @@ -318078,20 +318078,20 @@ │ │ │ │ stmdami ip, {r1, r5, r9, sl, lr} │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ blx fe60915e <__bss_end__@@Base+0xfe3039aa> │ │ │ │ ldrb r2, [pc, r4] │ │ │ │ andseq sp, r5, r8, asr #4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ mulseq fp, ip, sp │ │ │ │ - andeq r5, r9, sl, asr lr │ │ │ │ + andeq r5, r9, r6, asr lr │ │ │ │ andseq sp, r7, sl, asr #8 │ │ │ │ - andeq r1, r9, r2, lsr #23 │ │ │ │ + muleq r9, lr, fp │ │ │ │ andseq sp, r5, r8, lsr r1 │ │ │ │ andseq r2, fp, ip, lsl #25 │ │ │ │ - muleq r9, ip, sl │ │ │ │ + muleq r9, r8, sl │ │ │ │ andseq sp, r7, sl, asr r3 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl feca41d4 <__bss_end__@@Base+0xfe99ea20> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ movwlt r0, #36840 @ 0x8fe8 │ │ │ │ ldrmi r4, [r5], -ip, lsl #12 │ │ │ │ orrslt r4, r1, r6, lsl #12 │ │ │ │ @@ -318117,15 +318117,15 @@ │ │ │ │ @ instruction: 0xf1034479 │ │ │ │ @ instruction: 0xf06f0038 │ │ │ │ strb pc, [r4, r5, asr #22]! @ │ │ │ │ andeq r0, r8, sl, ror #27 │ │ │ │ andseq r2, fp, r8, lsl #24 │ │ │ │ andseq r2, fp, r0, lsl #24 │ │ │ │ andseq sp, r7, r6, asr #5 │ │ │ │ - andeq r1, r9, ip, asr #20 │ │ │ │ + andeq r1, r9, r8, asr #20 │ │ │ │ tstlt r1, r0, asr #2 │ │ │ │ andcs r2, r0, #67108864 @ 0x4000000 │ │ │ │ blmi 246454 │ │ │ │ ldmdavs r9, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ mvnsle r2, r0, lsl #18 │ │ │ │ @ instruction: 0x47702012 │ │ │ │ @ instruction: 0x001b2bb8 │ │ │ │ @@ -318203,15 +318203,15 @@ │ │ │ │ @ instruction: 0xf1b99000 │ │ │ │ orrle r0, r0, r0, lsl #30 │ │ │ │ @ instruction: 0x2012e7d6 │ │ │ │ @ instruction: 0xf8dd4770 │ │ │ │ strtmi ip, [r7], -ip │ │ │ │ strb r4, [r4, r2, asr #13] │ │ │ │ andseq sp, r7, r2, asr r2 │ │ │ │ - strdeq r1, [r9], -r6 │ │ │ │ + strdeq r1, [r9], -r2 │ │ │ │ @ instruction: 0x001b2ade │ │ │ │ mulseq fp, r0, sl │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ addlt r2, r3, r7, ror sl │ │ │ │ @@ -318401,36 +318401,36 @@ │ │ │ │ @ instruction: 0xe782447b │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ bmi 7c7048 <__bss_end__@@Base+0x4c1894> │ │ │ │ @ instruction: 0xf6c8447a │ │ │ │ strmi lr, [r4], #-3318 @ 0xfffff30a │ │ │ │ svclt 0x0000e6d6 │ │ │ │ andseq r2, fp, r8, lsr sl │ │ │ │ - andeq sl, r8, r0, lsr r8 │ │ │ │ + andeq sl, r8, ip, lsr #16 │ │ │ │ andseq r2, fp, r8, ror #18 │ │ │ │ - andeq r1, r9, r0, asr r9 │ │ │ │ + andeq r1, r9, ip, asr #18 │ │ │ │ @ instruction: 0x000808b2 │ │ │ │ - muleq r9, r6, r7 │ │ │ │ - andeq sl, r8, sl, lsr #14 │ │ │ │ - andeq sl, r8, r8, ror sl │ │ │ │ - andeq r1, r9, r6, asr #14 │ │ │ │ - andeq r9, r8, r0, lsl r7 │ │ │ │ - andeq sl, r8, r0, ror #13 │ │ │ │ - andeq r1, r9, lr, lsl #14 │ │ │ │ - andeq fp, r8, r8, lsr r9 │ │ │ │ - ldrdeq r1, [r9], -r6 │ │ │ │ - @ instruction: 0x000916bc │ │ │ │ - strdeq fp, [r8], -sl │ │ │ │ - andeq r1, r9, r0, lsl #15 │ │ │ │ - andeq sl, r8, ip, lsr r6 │ │ │ │ - andeq sl, r8, sl, lsl #19 │ │ │ │ - andeq r1, r9, r8, asr r6 │ │ │ │ - ldrdeq fp, [r8], -r8 │ │ │ │ - strdeq r9, [r8], -r8 │ │ │ │ - ldrdeq r1, [r9], -r8 │ │ │ │ + muleq r9, r2, r7 │ │ │ │ + andeq sl, r8, r6, lsr #14 │ │ │ │ + andeq sl, r8, r4, ror sl │ │ │ │ + andeq r1, r9, r2, asr #14 │ │ │ │ + andeq r9, r8, ip, lsl #14 │ │ │ │ + ldrdeq sl, [r8], -ip │ │ │ │ + andeq r1, r9, sl, lsl #14 │ │ │ │ + andeq fp, r8, r4, lsr r9 │ │ │ │ + ldrdeq r1, [r9], -r2 │ │ │ │ + @ instruction: 0x000916b8 │ │ │ │ + strdeq fp, [r8], -r6 │ │ │ │ + andeq r1, r9, ip, ror r7 │ │ │ │ + andeq sl, r8, r8, lsr r6 │ │ │ │ + andeq sl, r8, r6, lsl #19 │ │ │ │ + andeq r1, r9, r4, asr r6 │ │ │ │ + ldrdeq fp, [r8], -r4 │ │ │ │ + strdeq r9, [r8], -r4 │ │ │ │ + ldrdeq r1, [r9], -r4 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl feca471c <__bss_end__@@Base+0xfe99ef68> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bl 1514e4 │ │ │ │ stmiavs r3!, {r0, sl, ip} │ │ │ │ svclt 0x00182b03 │ │ │ │ tstle r9, r2, lsl r0 │ │ │ │ @@ -318446,31 +318446,31 @@ │ │ │ │ bl feca4758 <__bss_end__@@Base+0xfe99efa4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 251540 │ │ │ │ stmdbmi r4, {r3, r4, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldmda r6, {r3, r6, r7, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - andeq r1, ip, r2, ror #3 │ │ │ │ - andeq r1, r9, r0, asr #30 │ │ │ │ - andeq r5, r8, lr, lsl #17 │ │ │ │ + ldrdeq r1, [ip], -lr │ │ │ │ + andeq r1, r9, ip, lsr pc │ │ │ │ + andeq r5, r8, sl, lsl #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl feca4784 <__bss_end__@@Base+0xfe99efd0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xb1180ff8 │ │ │ │ andcc r6, r1, #270336 @ 0x42000 │ │ │ │ stclt 2, cr6, [r8, #-264] @ 0xfffffef8 │ │ │ │ subcs r4, fp, #4, 22 @ 0x1000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-780 @ 0xfffffcf4 │ │ │ │ ldmda sl!, {r3, r6, r7, r9, sl, ip, sp, lr, pc} │ │ │ │ - andeq r1, ip, ip, lsr #3 │ │ │ │ - andeq r1, r9, sl, lsl #30 │ │ │ │ - andeq r5, r8, r6, asr r8 │ │ │ │ + andeq r1, ip, r8, lsr #3 │ │ │ │ + andeq r1, r9, r6, lsl #30 │ │ │ │ + andeq r5, r8, r2, asr r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl feca47bc <__bss_end__@@Base+0xfe99f008> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdacs r0, {r3, r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ addhi pc, r7, r0 │ │ │ │ strmi r6, [r4], -r3, asr #20 │ │ │ │ vqrdmulh.s d18, d0, d0 │ │ │ │ @@ -318546,20 +318546,20 @@ │ │ │ │ @ instruction: 0xf6c74478 │ │ │ │ blmi 389554 <__bss_end__@@Base+0x83da0> │ │ │ │ stmdbmi r8, {r0, r1, r2, r4, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2056 @ 0xfffff7f8 │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf6c74478 │ │ │ │ svclt 0x0000ef90 │ │ │ │ - andeq r1, ip, sl, rrx │ │ │ │ - andeq r1, r9, r8, asr #27 │ │ │ │ - andeq r5, r8, r4, lsl r7 │ │ │ │ - andeq r1, ip, r6, asr r0 │ │ │ │ - @ instruction: 0x00091db4 │ │ │ │ + andeq r1, ip, r6, rrx │ │ │ │ andeq r1, r9, r4, asr #27 │ │ │ │ + andeq r5, r8, r0, lsl r7 │ │ │ │ + andeq r1, ip, r2, asr r0 │ │ │ │ + @ instruction: 0x00091db0 │ │ │ │ + andeq r1, r9, r0, asr #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl feca4920 <__bss_end__@@Base+0xfe99f16c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdacs r0, {r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ addshi pc, sp, r0 │ │ │ │ @ instruction: 0xf0002900 │ │ │ │ @ instruction: 0x46038090 │ │ │ │ @@ -318641,20 +318641,20 @@ │ │ │ │ @ instruction: 0xf6c74478 │ │ │ │ blmi 3893d8 <__bss_end__@@Base+0x83c24> │ │ │ │ stmdbmi r8, {r0, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2056 @ 0xfffff7f8 │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf6c74478 │ │ │ │ svclt 0x0000eed2 │ │ │ │ - andeq r0, ip, lr, ror #29 │ │ │ │ - andeq r1, r9, ip, asr #24 │ │ │ │ - andeq r1, r9, ip, ror ip │ │ │ │ - ldrdeq r0, [ip], -sl │ │ │ │ - andeq r1, r9, r8, lsr ip │ │ │ │ - andeq r1, r9, r8, asr ip │ │ │ │ + andeq r0, ip, sl, ror #29 │ │ │ │ + andeq r1, r9, r8, asr #24 │ │ │ │ + andeq r1, r9, r8, ror ip │ │ │ │ + ldrdeq r0, [ip], -r6 │ │ │ │ + andeq r1, r9, r4, lsr ip │ │ │ │ + andeq r1, r9, r4, asr ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ bl feca4a9c <__bss_end__@@Base+0xfe99f2e8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strdlt r0, [r3], r0 @ │ │ │ │ ldrmi fp, [ip], r8, asr #2 │ │ │ │ @ instruction: 0xf8cd4613 │ │ │ │ andcs ip, r0, #0 │ │ │ │ @@ -318707,35 +318707,35 @@ │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ cdp 6, 5, cr15, cr6, cr7, {6} │ │ │ │ sbccs r4, r2, #9216 @ 0x2400 │ │ │ │ stmdami sl, {r0, r3, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ cdp 6, 4, cr15, cr12, cr7, {6} │ │ │ │ - muleq r9, r8, fp │ │ │ │ + muleq r9, r4, fp │ │ │ │ mulseq r7, lr, r1 │ │ │ │ - andeq r0, ip, r4, ror #27 │ │ │ │ - andeq r1, r9, r2, asr #22 │ │ │ │ - andeq r7, r8, r2, ror #30 │ │ │ │ - ldrdeq r0, [ip], -r0 @ │ │ │ │ - andeq r1, r9, lr, lsr #22 │ │ │ │ - andeq r5, r8, sl, ror r4 │ │ │ │ + andeq r0, ip, r0, ror #27 │ │ │ │ + andeq r1, r9, lr, lsr fp │ │ │ │ + andeq r7, r8, lr, asr pc │ │ │ │ + andeq r0, ip, ip, asr #27 │ │ │ │ + andeq r1, r9, sl, lsr #22 │ │ │ │ + andeq r5, r8, r6, ror r4 │ │ │ │ bvs 179dc8 │ │ │ │ strlt r4, [r8, #-1904] @ 0xfffff890 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f8f8cc │ │ │ │ rscscs r4, r2, #4, 22 @ 0x1000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-840 @ 0xfffffcb8 │ │ │ │ cdp 6, 2, cr15, cr8, cr7, {6} │ │ │ │ - andeq r0, ip, r8, lsl #27 │ │ │ │ - andeq r1, r9, r6, ror #21 │ │ │ │ - andeq r5, r8, r2, lsr r4 │ │ │ │ + andeq r0, ip, r4, lsl #27 │ │ │ │ + andeq r1, r9, r2, ror #21 │ │ │ │ + andeq r5, r8, lr, lsr #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl feca4be0 <__bss_end__@@Base+0xfe99f42c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdacs r0, {r3, r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ stmdbcs r0, {r2, r5, r6, ip, lr, pc}^ │ │ │ │ stmdbcs r0, {r0, r3, r6, fp, ip, lr, pc} │ │ │ │ stmdbcc r1, {r1, r2, r3, r6, ip, lr, pc} │ │ │ │ @@ -318789,53 +318789,53 @@ │ │ │ │ ldc 6, cr15, [r4, #796]! @ 0x31c │ │ │ │ rscscs r4, fp, #9216 @ 0x2400 │ │ │ │ stmdami sl, {r0, r3, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-864 @ 0xfffffca0 │ │ │ │ stc 6, cr15, [sl, #796]! @ 0x31c │ │ │ │ andseq sp, r7, r0, rrx │ │ │ │ - andeq r1, r9, r6, asr sl │ │ │ │ - andeq r0, ip, r0, lsr #25 │ │ │ │ - strdeq r1, [r9], -lr │ │ │ │ - andeq r7, r8, lr, lsl lr │ │ │ │ - andeq r0, ip, ip, lsl #25 │ │ │ │ - andeq r1, r9, sl, ror #19 │ │ │ │ - andeq r5, r8, r6, lsr r3 │ │ │ │ + andeq r1, r9, r2, asr sl │ │ │ │ + muleq ip, ip, ip │ │ │ │ + strdeq r1, [r9], -sl │ │ │ │ + andeq r7, r8, sl, lsl lr │ │ │ │ + andeq r0, ip, r8, lsl #25 │ │ │ │ + andeq r1, r9, r6, ror #19 │ │ │ │ + andeq r5, r8, r2, lsr r3 │ │ │ │ eorscc fp, r0, r8, lsl #2 │ │ │ │ strlt r4, [r8, #-1904] @ 0xfffff890 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f8f8cc │ │ │ │ @ instruction: 0xf44f4b05 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r7, r9, ip, sp, lr} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf6c74478 │ │ │ │ svclt 0x0000ed86 │ │ │ │ - andeq r0, ip, r2, asr #24 │ │ │ │ - andeq r1, r9, r0, lsr #19 │ │ │ │ - andeq r5, r8, ip, ror #5 │ │ │ │ + andeq r0, ip, lr, lsr ip │ │ │ │ + muleq r9, ip, r9 │ │ │ │ + andeq r5, r8, r8, ror #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl feca4d28 <__bss_end__@@Base+0xfe99f574> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strdlt r0, [r0, #-248] @ 0xffffff08 │ │ │ │ blcs 2e8340 <__bss_start@@Base+0x19330> │ │ │ │ eorscc fp, r0, r8, lsl pc │ │ │ │ stclt 0, cr13, [r8, #-0] │ │ │ │ ldrbtmi r4, [r8], #-2054 @ 0xfffff7fa │ │ │ │ blmi 2fcf64 <__bss_start@@Base+0x2df54> │ │ │ │ subne pc, r7, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-900 @ 0xfffffc7c │ │ │ │ stcl 6, cr15, [r2, #-796]! @ 0xfffffce4 │ │ │ │ - ldrdeq r1, [r9], -r6 │ │ │ │ - strdeq r0, [ip], -ip │ │ │ │ - andeq r1, r9, sl, asr r9 │ │ │ │ - andeq r5, r8, r6, lsr #5 │ │ │ │ + ldrdeq r1, [r9], -r2 │ │ │ │ + strdeq r0, [ip], -r8 │ │ │ │ + andeq r1, r9, r6, asr r9 │ │ │ │ + andeq r5, r8, r2, lsr #5 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl feca4d70 <__bss_end__@@Base+0xfe99f5bc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ addlt r0, fp, r0, asr #31 │ │ │ │ bmi 101f3d8 <__bss_end__@@Base+0xd19c24> │ │ │ │ blmi 1016b80 <__bss_end__@@Base+0xd113cc> │ │ │ │ strls r4, [r3], #-1146 @ 0xfffffb86 │ │ │ │ @@ -318896,17 +318896,17 @@ │ │ │ │ @ instruction: 0xf6c74478 │ │ │ │ strcs lr, [r2], #-3294 @ 0xfffff322 │ │ │ │ svclt 0x0000e7a6 │ │ │ │ andseq ip, r5, r0, lsr #10 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x0015c4d6 │ │ │ │ @ instruction: 0x00081cb8 │ │ │ │ - strdeq r0, [ip], -r2 │ │ │ │ - andeq r1, r9, r0, asr r8 │ │ │ │ - muleq r8, ip, r1 │ │ │ │ + andeq r0, ip, lr, ror #21 │ │ │ │ + andeq r1, r9, ip, asr #16 │ │ │ │ + muleq r8, r8, r1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl feca4e8c <__bss_end__@@Base+0xfe99f6d8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldrshlt r0, [r8, #248]! @ 0xf8 │ │ │ │ bicslt r6, r2, r2, asr #18 │ │ │ │ @ instruction: 0xb17b6893 │ │ │ │ andsle r2, r0, r1, lsl #22 │ │ │ │ @@ -318925,48 +318925,48 @@ │ │ │ │ stclt 4, cr4, [r8, #-480] @ 0xfffffe20 │ │ │ │ @ instruction: 0xf44f4b08 │ │ │ │ stmdbmi r8, {r1, r3, r6, r7, r9, ip, sp, lr} │ │ │ │ ldrbtmi r4, [fp], #-2056 @ 0xfffff7f8 │ │ │ │ @ instruction: 0x33a84479 │ │ │ │ @ instruction: 0xf6c74478 │ │ │ │ svclt 0x0000ec9a │ │ │ │ - andeq fp, r8, r2, ror #31 │ │ │ │ - andeq r7, r9, sl, lsl #9 │ │ │ │ - ldrdeq fp, [r8], -r0 │ │ │ │ - andeq r0, ip, sl, ror #20 │ │ │ │ - andeq r1, r9, r8, asr #15 │ │ │ │ - andeq r5, r8, r4, lsl r1 │ │ │ │ + ldrdeq fp, [r8], -lr │ │ │ │ + andeq r7, r9, r6, lsl #9 │ │ │ │ + andeq fp, r8, ip, asr #31 │ │ │ │ + andeq r0, ip, r6, ror #20 │ │ │ │ + andeq r1, r9, r4, asr #15 │ │ │ │ + andeq r5, r8, r0, lsl r1 │ │ │ │ bvs ff17a128 <__bss_end__@@Base+0xfee74974> │ │ │ │ strlt r4, [r8, #-1904] @ 0xfffff890 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f8f8cc │ │ │ │ @ instruction: 0xf44f4b05 │ │ │ │ stmdbmi r5, {r0, r3, r4, r6, r7, r9, ip, sp, lr} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33bc4479 │ │ │ │ @ instruction: 0xf6c74478 │ │ │ │ svclt 0x0000ec78 │ │ │ │ - andeq r0, ip, r6, lsr #20 │ │ │ │ - andeq r1, r9, r4, lsl #15 │ │ │ │ - ldrdeq r5, [r8], -r0 │ │ │ │ + andeq r0, ip, r2, lsr #20 │ │ │ │ + andeq r1, r9, r0, lsl #15 │ │ │ │ + andeq r5, r8, ip, asr #1 │ │ │ │ bvs fe17a160 <__bss_end__@@Base+0xfde749ac> │ │ │ │ strlt r4, [r8, #-1904] @ 0xfffff890 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f8f8cc │ │ │ │ vqdmulh.s d20, d0, d5 │ │ │ │ stmdbmi r5, {r0, r1, r3, r4, r5, r7, r9, ip} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ biccc r4, ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf6c74478 │ │ │ │ svclt 0x0000ec5c │ │ │ │ - andeq r0, ip, lr, ror #19 │ │ │ │ - andeq r1, r9, ip, asr #14 │ │ │ │ - muleq r8, r8, r0 │ │ │ │ + andeq r0, ip, sl, ror #19 │ │ │ │ + andeq r1, r9, r8, asr #14 │ │ │ │ + muleq r8, r4, r0 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e8f8cc │ │ │ │ subsle r2, sl, r0, lsl #16 │ │ │ │ strmi r6, [pc], -r3, asr #19 │ │ │ │ blcs 15f5a0 │ │ │ │ @@ -319016,17 +319016,17 @@ │ │ │ │ blmi 307e1c <__bss_end__@@Base+0x2668> │ │ │ │ sbcne pc, r7, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-984 @ 0xfffffc28 │ │ │ │ bl ffa8b970 <__bss_end__@@Base+0xff7861bc> │ │ │ │ strb r2, [fp, r2]! │ │ │ │ - andeq r0, ip, r0, lsl #18 │ │ │ │ - andeq r1, r9, lr, asr r6 │ │ │ │ - andeq r4, r8, sl, lsr #31 │ │ │ │ + strdeq r0, [ip], -ip │ │ │ │ + andeq r1, r9, sl, asr r6 │ │ │ │ + andeq r4, r8, r6, lsr #31 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e0f8cc │ │ │ │ rsble r2, lr, r0, lsl #16 │ │ │ │ stmdbcs r0, {r1, r2, r3, r9, sl, lr} │ │ │ │ stmibvs r3, {r3, r4, r5, r6, ip, lr, pc}^ │ │ │ │ @@ -319092,20 +319092,20 @@ │ │ │ │ ldrb r2, [r0, r2]! │ │ │ │ @ instruction: 0xf44f4b08 │ │ │ │ stmdbmi r8, {r0, r1, r9, ip, sp, lr} │ │ │ │ ldrbtmi r4, [fp], #-2056 @ 0xfffff7f8 │ │ │ │ mvncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf6c74478 │ │ │ │ svclt 0x0000eb4c │ │ │ │ - andeq r0, ip, r8, ror #15 │ │ │ │ - andeq r1, r9, r6, asr #10 │ │ │ │ - muleq r8, r2, lr │ │ │ │ - andeq r0, ip, lr, asr #15 │ │ │ │ - andeq r1, r9, ip, lsr #10 │ │ │ │ - andeq r1, r9, r0, lsr #11 │ │ │ │ + andeq r0, ip, r4, ror #15 │ │ │ │ + andeq r1, r9, r2, asr #10 │ │ │ │ + andeq r4, r8, lr, lsl #29 │ │ │ │ + andeq r0, ip, sl, asr #15 │ │ │ │ + andeq r1, r9, r8, lsr #10 │ │ │ │ + muleq r9, ip, r5 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ ldrmi fp, [r2], r5, lsl #1 │ │ │ │ movwcs r4, #2674 @ 0xa72 │ │ │ │ ldrbtmi r9, [sl], #-770 @ 0xfffffcfe │ │ │ │ @@ -319221,22 +319221,22 @@ │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrvc pc, r0, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf6c74478 │ │ │ │ svclt 0x0000ea50 │ │ │ │ andseq ip, r5, r6, ror #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x0015bfdc │ │ │ │ - andeq r0, ip, ip, lsl #12 │ │ │ │ - andeq r1, r9, sl, ror #6 │ │ │ │ - andeq r1, r9, ip, ror #7 │ │ │ │ - strdeq r0, [ip], -r4 │ │ │ │ - andeq r1, r9, r2, asr r3 │ │ │ │ - muleq r8, ip, ip │ │ │ │ - ldrdeq r0, [ip], -r8 │ │ │ │ - andeq r1, r9, r6, lsr r3 │ │ │ │ + andeq r0, ip, r8, lsl #12 │ │ │ │ + andeq r1, r9, r6, ror #6 │ │ │ │ + andeq r1, r9, r8, ror #7 │ │ │ │ + strdeq r0, [ip], -r0 @ │ │ │ │ + andeq r1, r9, lr, asr #6 │ │ │ │ + muleq r8, r8, ip │ │ │ │ + ldrdeq r0, [ip], -r4 │ │ │ │ + andeq r1, r9, r2, lsr r3 │ │ │ │ andeq r1, r8, r0, lsr #15 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ subsge pc, ip, #14614528 @ 0xdf0000 │ │ │ │ ldrbtmi fp, [sl], #131 @ 0x83 │ │ │ │ @@ -319392,20 +319392,20 @@ │ │ │ │ svclt 0x0000e900 │ │ │ │ @ instruction: 0x0015beda │ │ │ │ andeq r0, r0, r0, lsr lr │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ andeq r0, r0, r4, lsl #23 │ │ │ │ andeq r0, r0, r8, ror #15 │ │ │ │ andeq r0, r0, r8, asr #26 │ │ │ │ - andeq r0, ip, r0, asr r3 │ │ │ │ - andeq r1, r9, lr, lsr #1 │ │ │ │ + andeq r0, ip, ip, asr #6 │ │ │ │ + andeq r1, r9, sl, lsr #1 │ │ │ │ andeq r1, r8, ip, ror #14 │ │ │ │ - andeq r0, ip, r8, lsr r3 │ │ │ │ - muleq r9, r6, r0 │ │ │ │ - andeq r4, r8, r0, ror #19 │ │ │ │ + andeq r0, ip, r4, lsr r3 │ │ │ │ + muleq r9, r2, r0 │ │ │ │ + ldrdeq r4, [r8], -ip │ │ │ │ svcmi 0x00f8e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d8f8cc │ │ │ │ ldrbtmi r4, [ip], #-3157 @ 0xfffff3ab │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ stmdbvs r7, {r0, r3, r4, r7, pc}^ │ │ │ │ @@ -319490,21 +319490,21 @@ │ │ │ │ ldrbtmi r4, [fp], #-2060 @ 0xfffff7f4 │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-918 @ 0xfffffc6a │ │ │ │ ldmda r4!, {r0, r1, r2, r6, r7, r9, sl, ip, sp, lr, pc} │ │ │ │ str r2, [r5, r2]! │ │ │ │ andseq fp, r5, lr, lsr ip │ │ │ │ andeq r0, r0, ip, ror #29 │ │ │ │ - andeq r1, r9, r8, lsl #1 │ │ │ │ - andeq r1, r9, lr, ror r0 │ │ │ │ - andeq r1, r9, ip, asr #32 │ │ │ │ - andeq r0, r9, r2, asr #31 │ │ │ │ - andeq r0, ip, r2, lsr #3 │ │ │ │ - andeq r0, r9, r0, lsl #30 │ │ │ │ - andeq r4, r8, sl, asr #16 │ │ │ │ + andeq r1, r9, r4, lsl #1 │ │ │ │ + andeq r1, r9, sl, ror r0 │ │ │ │ + andeq r1, r9, r8, asr #32 │ │ │ │ + @ instruction: 0x00090fbe │ │ │ │ + muleq ip, lr, r1 │ │ │ │ + strdeq r0, [r9], -ip │ │ │ │ + andeq r4, r8, r6, asr #16 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d8f8cc │ │ │ │ addlt r4, r2, r9, ror #20 │ │ │ │ ldrbtmi r4, [sl], #-2921 @ 0xfffff497 │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @@ -319610,19 +319610,19 @@ │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrsvc pc, ip, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf6c64478 │ │ │ │ svclt 0x0000ef46 │ │ │ │ andseq fp, r5, lr, lsr #21 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x0015b9d8 │ │ │ │ - ldrdeq pc, [fp], -ip │ │ │ │ - andeq r0, r9, sl, lsr sp │ │ │ │ - andeq r4, r8, r4, lsl #13 │ │ │ │ - andeq pc, fp, r4, asr #31 │ │ │ │ - andeq r0, r9, r2, lsr #26 │ │ │ │ + ldrdeq pc, [fp], -r8 │ │ │ │ + andeq r0, r9, r6, lsr sp │ │ │ │ + andeq r4, r8, r0, lsl #13 │ │ │ │ + andeq pc, fp, r0, asr #31 │ │ │ │ + andeq r0, r9, lr, lsl sp │ │ │ │ andeq r1, r8, ip, lsl #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl feca59c0 <__bss_end__@@Base+0xfe9a020c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi bd2768 <__bss_end__@@Base+0x8ccfb4> │ │ │ │ bmi bfa9d8 <__bss_end__@@Base+0x8f5224> │ │ │ │ ldrbtmi r4, [fp], #-1540 @ 0xfffff9fc │ │ │ │ @@ -319664,23 +319664,23 @@ │ │ │ │ ldrbtmi r6, [r9], #-2088 @ 0xfffff7d8 │ │ │ │ pop {r0, r1, ip, sp, pc} │ │ │ │ @ instruction: 0xf6c64030 │ │ │ │ mullt r3, r1, sp │ │ │ │ svclt 0x0000bd30 │ │ │ │ @ instruction: 0x0015b8d2 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r9, sl, lsl #27 │ │ │ │ - andeq r0, r9, sl, lsr #27 │ │ │ │ - andeq r0, r9, sl, lsr #27 │ │ │ │ - andeq r0, r9, sl, lsr #27 │ │ │ │ - andeq r0, r9, sl, lsr #27 │ │ │ │ - andeq r0, r9, sl, lsr #27 │ │ │ │ - andeq r0, r9, sl, lsr #27 │ │ │ │ - andeq r0, r9, sl, lsr #27 │ │ │ │ - andeq r0, r9, sl, lsr #27 │ │ │ │ + andeq r0, r9, r6, lsl #27 │ │ │ │ + andeq r0, r9, r6, lsr #27 │ │ │ │ + andeq r0, r9, r6, lsr #27 │ │ │ │ + andeq r0, r9, r6, lsr #27 │ │ │ │ + andeq r0, r9, r6, lsr #27 │ │ │ │ + andeq r0, r9, r6, lsr #27 │ │ │ │ + andeq r0, r9, r6, lsr #27 │ │ │ │ + andeq r0, r9, r6, lsr #27 │ │ │ │ + andeq r0, r9, r6, lsr #27 │ │ │ │ blcs 16c8ac │ │ │ │ strlt sp, [r0, #-107] @ 0xffffff95 │ │ │ │ @ instruction: 0xf04f468c │ │ │ │ blcs cd2168 <__bss_end__@@Base+0x9cc9b4> │ │ │ │ blcs d42994 <__bss_end__@@Base+0xa3d1e0> │ │ │ │ @ instruction: 0xf80cd019 │ │ │ │ stmdavc r3, {r0, r8, r9, fp, ip, sp}^ │ │ │ │ @@ -320095,21 +320095,21 @@ │ │ │ │ movwvc pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0xf6c64478 │ │ │ │ svclt 0x0000eb7e │ │ │ │ @ instruction: 0x0015b5fc │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq fp, r5, r4, ror #11 │ │ │ │ andeq r1, r8, sl, asr #7 │ │ │ │ - andeq pc, fp, sl, lsl #27 │ │ │ │ - andeq pc, fp, r8, ror #25 │ │ │ │ + andeq pc, fp, r6, lsl #27 │ │ │ │ + andeq pc, fp, r4, ror #25 │ │ │ │ @ instruction: 0x0015b3f6 │ │ │ │ - andeq r6, r9, r4, ror #8 │ │ │ │ + andeq r6, r9, r0, ror #8 │ │ │ │ andeq r0, r0, r0, lsr lr │ │ │ │ - andeq pc, fp, ip, ror r9 @ │ │ │ │ - andeq r0, r9, r2, lsl #14 │ │ │ │ + andeq pc, fp, r8, ror r9 @ │ │ │ │ + strdeq r0, [r9], -lr │ │ │ │ strdeq r0, [r8], -ip │ │ │ │ mulgt r0, r0, r8 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ movweq pc, #37292 @ 0x91ac @ │ │ │ │ svceq 0x0020f1bc │ │ │ │ blcs 27ebc8 │ │ │ │ strmi fp, [r3], -r3, lsl #1 │ │ │ │ @@ -320738,41 +320738,41 @@ │ │ │ │ cdp 6, 7, cr15, cr10, cr5, {6} │ │ │ │ vpadd.i8 d20, d0, d13 │ │ │ │ ldmdbmi sp, {r1, r3, r7, r9, lr} │ │ │ │ ldrbtmi r4, [fp], #-2077 @ 0xfffff7e3 │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-782 @ 0xfffffcf2 │ │ │ │ cdp 6, 6, cr15, cr14, cr5, {6} │ │ │ │ - andeq pc, fp, r2, lsr #32 │ │ │ │ - andeq pc, r8, r8, lsr #27 │ │ │ │ - @ instruction: 0x0008fdb6 │ │ │ │ - andeq pc, fp, r6 │ │ │ │ - andeq pc, r8, ip, lsl #27 │ │ │ │ - andeq pc, r8, lr, lsr #27 │ │ │ │ - andeq lr, fp, lr, ror #31 │ │ │ │ - andeq pc, r8, r4, ror sp @ │ │ │ │ - andeq pc, r8, sl, lsr #28 │ │ │ │ - ldrdeq lr, [fp], -r6 │ │ │ │ - andeq pc, r8, ip, asr sp @ │ │ │ │ - andeq pc, r8, sl, ror #27 │ │ │ │ - @ instruction: 0x000befbe │ │ │ │ - andeq pc, r8, r4, asr #26 │ │ │ │ + andeq pc, fp, lr, lsl r0 @ │ │ │ │ + andeq pc, r8, r4, lsr #27 │ │ │ │ + @ instruction: 0x0008fdb2 │ │ │ │ + andeq pc, fp, r2 │ │ │ │ + andeq pc, r8, r8, lsl #27 │ │ │ │ + andeq pc, r8, sl, lsr #27 │ │ │ │ + andeq lr, fp, sl, ror #31 │ │ │ │ + andeq pc, r8, r0, ror sp @ │ │ │ │ + andeq pc, r8, r6, lsr #28 │ │ │ │ + ldrdeq lr, [fp], -r2 │ │ │ │ + andeq pc, r8, r8, asr sp @ │ │ │ │ andeq pc, r8, r6, ror #27 │ │ │ │ - andeq lr, fp, r6, lsr #31 │ │ │ │ - andeq pc, r8, ip, lsr #26 │ │ │ │ - andeq pc, r8, sl, ror sp @ │ │ │ │ - andeq lr, fp, lr, lsl #31 │ │ │ │ - andeq pc, r8, r4, lsl sp @ │ │ │ │ - andeq pc, r8, sl, asr #26 │ │ │ │ - andeq lr, fp, r6, ror pc │ │ │ │ - strdeq pc, [r8], -ip │ │ │ │ - andeq pc, r8, r2, ror #26 │ │ │ │ - andeq lr, fp, lr, asr pc │ │ │ │ - andeq pc, r8, r4, ror #25 │ │ │ │ + @ instruction: 0x000befba │ │ │ │ + andeq pc, r8, r0, asr #26 │ │ │ │ + andeq pc, r8, r2, ror #27 │ │ │ │ + andeq lr, fp, r2, lsr #31 │ │ │ │ + andeq pc, r8, r8, lsr #26 │ │ │ │ + andeq pc, r8, r6, ror sp @ │ │ │ │ + andeq lr, fp, sl, lsl #31 │ │ │ │ + andeq pc, r8, r0, lsl sp @ │ │ │ │ + andeq pc, r8, r6, asr #26 │ │ │ │ + andeq lr, fp, r2, ror pc │ │ │ │ + strdeq pc, [r8], -r8 │ │ │ │ andeq pc, r8, lr, asr sp @ │ │ │ │ + andeq lr, fp, sl, asr pc │ │ │ │ + andeq pc, r8, r0, ror #25 │ │ │ │ + andeq pc, r8, sl, asr sp @ │ │ │ │ tstlt r3, r3, lsl #16 │ │ │ │ stmdavs r2, {r0, r1, r3, r4, r6, r7, fp, sp, lr}^ │ │ │ │ ldmvs r2, {r1, r3, r8, ip, sp, pc}^ │ │ │ │ stmvs r2, {r0, r1, r4, r6, lr} │ │ │ │ ldmvs r2, {r1, r3, r8, ip, sp, pc}^ │ │ │ │ stmiavs r2, {r0, r1, r4, r6, lr}^ │ │ │ │ ldmvs r2, {r1, r3, r8, ip, sp, pc}^ │ │ │ │ @@ -320895,17 +320895,17 @@ │ │ │ │ svclt 0x0000ed4e │ │ │ │ andseq sl, r5, r2, lsr #13 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ mulseq r5, lr, r6 │ │ │ │ andeq r0, r0, r0, lsr lr │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ andseq sl, r5, sl, ror r5 │ │ │ │ - andeq lr, fp, r8, lsl #26 │ │ │ │ - andeq pc, r8, lr, lsl #21 │ │ │ │ - andeq pc, r8, ip, asr fp @ │ │ │ │ + andeq lr, fp, r4, lsl #26 │ │ │ │ + andeq pc, r8, sl, lsl #21 │ │ │ │ + andeq pc, r8, r8, asr fp @ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0038f8cc │ │ │ │ blmi ff7bbe78 <__bss_end__@@Base+0xff4b66c4> │ │ │ │ bmi ff7b43e8 <__bss_end__@@Base+0xff4aec34> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @@ -321123,23 +321123,23 @@ │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ tstpvc r7, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf6c54478 │ │ │ │ svclt 0x0000eb74 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq sl, r5, r8, asr #9 │ │ │ │ andseq sl, r5, r2, lsl #7 │ │ │ │ - andeq lr, fp, r0, lsr #19 │ │ │ │ - andeq pc, r8, r6, lsr #14 │ │ │ │ + muleq fp, ip, r9 │ │ │ │ + andeq pc, r8, r2, lsr #14 │ │ │ │ andeq lr, r7, r0, ror #15 │ │ │ │ - andeq lr, fp, r4, lsl #19 │ │ │ │ - andeq pc, r8, sl, lsl #14 │ │ │ │ - andeq r5, r8, r4, ror #2 │ │ │ │ - andeq lr, fp, r8, ror #18 │ │ │ │ - andeq pc, r8, lr, ror #13 │ │ │ │ - andeq pc, r8, ip, asr #15 │ │ │ │ + andeq lr, fp, r0, lsl #19 │ │ │ │ + andeq pc, r8, r6, lsl #14 │ │ │ │ + andeq r5, r8, r0, ror #2 │ │ │ │ + andeq lr, fp, r4, ror #18 │ │ │ │ + andeq pc, r8, sl, ror #13 │ │ │ │ + andeq pc, r8, r8, asr #15 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0098f8cc │ │ │ │ @ instruction: 0xf8d3b091 │ │ │ │ ldrmi sl, [r8], r0 │ │ │ │ andls r4, r4, #132, 12 @ 0x8400000 │ │ │ │ @@ -321627,16 +321627,16 @@ │ │ │ │ @ instruction: 0x4640e7bc │ │ │ │ ldmdbeq r3, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ stmdb r6, {r0, r2, r6, r7, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf6c4e7b6 │ │ │ │ svclt 0x0000ef8e │ │ │ │ @ instruction: 0x00159abc │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andeq pc, r8, r2, lsl #2 │ │ │ │ - strdeq pc, [r8], -r8 │ │ │ │ + strdeq pc, [r8], -lr │ │ │ │ + strdeq pc, [r8], -r4 │ │ │ │ andseq r9, r5, r8, lsl sl │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c0f8cc │ │ │ │ addlt r4, r7, r6, asr sl │ │ │ │ pkhtbmi r4, r2, r6, asr #22 │ │ │ │ @@ -321723,17 +321723,17 @@ │ │ │ │ blls 18aabc │ │ │ │ ldrcs lr, [r4, #-2027] @ 0xfffff815 │ │ │ │ movwcs lr, #10106 @ 0x277a │ │ │ │ @ instruction: 0xf6c4e7e7 │ │ │ │ svclt 0x0000eece │ │ │ │ andseq r9, r5, r8, asr r9 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - muleq r8, r4, pc @ │ │ │ │ - andeq lr, r8, lr, lsl #31 │ │ │ │ muleq r8, r0, pc @ │ │ │ │ + andeq lr, r8, sl, lsl #31 │ │ │ │ + andeq lr, r8, ip, lsl #31 │ │ │ │ andseq r9, r5, r6, lsr r8 │ │ │ │ ldrblt fp, [r0, #-456]! @ 0xfffffe38 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f0f8cc │ │ │ │ strmi r6, [r6], -r3, lsl #16 │ │ │ │ @ instruction: 0x4605b153 │ │ │ │ @@ -322226,16 +322226,16 @@ │ │ │ │ stmdacs r1, {r3, r4, sl, fp} │ │ │ │ tstlt r0, r4 │ │ │ │ stmdami r4, {r3, r8, sl, fp, ip, sp, pc} │ │ │ │ stclt 4, cr4, [r8, #-480] @ 0xfffffe20 │ │ │ │ ldrbtmi r4, [r8], #-2051 @ 0xfffff7fd │ │ │ │ @ instruction: 0xf6c5bd08 │ │ │ │ svclt 0x0000e892 │ │ │ │ - strdeq lr, [r8], -r0 │ │ │ │ - ldrdeq lr, [r8], -lr @ │ │ │ │ + andeq lr, r8, ip, ror #13 │ │ │ │ + ldrdeq lr, [r8], -sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl feca8294 <__bss_end__@@Base+0xfe9a2ae0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff8 │ │ │ │ @ instruction: 0xf850b180 │ │ │ │ @ instruction: 0xf64e3c10 │ │ │ │ @ instruction: 0xf6ce4270 │ │ │ │ @@ -322249,16 +322249,16 @@ │ │ │ │ ldrbtmi r4, [r8], #-2054 @ 0xfffff7fa │ │ │ │ @ instruction: 0xf6c4e7f8 │ │ │ │ stmdacs r0, {r1, r2, r3, r4, r6, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ strcs fp, [r0], #-3864 @ 0xfffff0e8 │ │ │ │ stmdami r3, {r2, r4, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xe7ef4478 │ │ │ │ stmda r2!, {r0, r2, r6, r7, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - muleq r8, r2, r6 │ │ │ │ - andeq lr, r8, ip, lsl #13 │ │ │ │ + andeq lr, r8, lr, lsl #13 │ │ │ │ + andeq lr, r8, r8, lsl #13 │ │ │ │ subsle r2, ip, r0, lsl #16 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e8f8cc │ │ │ │ ldccs 8, cr15, [r0], {80} @ 0x50 │ │ │ │ cmnpmi r0, #81788928 @ p-variant is OBSOLETE @ 0x4e00000 │ │ │ │ @@ -322601,23 +322601,23 @@ │ │ │ │ ldrsbthi pc, [r0], -pc @ │ │ │ │ @ instruction: 0xe7a644f8 │ │ │ │ ldrbtmi r4, [lr], #-3595 @ 0xfffff1f5 │ │ │ │ @ instruction: 0xf8dfe7aa │ │ │ │ ldrbtmi r8, [r8], #44 @ 0x2c │ │ │ │ @ instruction: 0xf6c4e79f │ │ │ │ svclt 0x0000eda2 │ │ │ │ - strdeq r8, [r8], -r6 │ │ │ │ - andeq lr, r8, r4, asr #3 │ │ │ │ - andeq r8, r8, ip, lsl #13 │ │ │ │ - andeq lr, r8, lr, lsr #3 │ │ │ │ - andeq r8, r8, sl, ror #12 │ │ │ │ - andeq lr, r8, r8, lsr r1 │ │ │ │ - andeq lr, r8, r8, lsl r1 │ │ │ │ - andeq lr, r8, sl, lsl r1 │ │ │ │ - strdeq lr, [r8], -lr @ │ │ │ │ + strdeq r8, [r8], -r2 │ │ │ │ + andeq lr, r8, r0, asr #3 │ │ │ │ + andeq r8, r8, r8, lsl #13 │ │ │ │ + andeq lr, r8, sl, lsr #3 │ │ │ │ + andeq r8, r8, r6, ror #12 │ │ │ │ + andeq lr, r8, r4, lsr r1 │ │ │ │ + andeq lr, r8, r4, lsl r1 │ │ │ │ + andeq lr, r8, r6, lsl r1 │ │ │ │ + strdeq lr, [r8], -sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl feca8890 <__bss_end__@@Base+0xfe9a30dc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8500ff8 │ │ │ │ @ instruction: 0xf64e3c10 │ │ │ │ @ instruction: 0xf6ce4270 │ │ │ │ @ instruction: 0xf0230214 │ │ │ │ @@ -322772,15 +322772,15 @@ │ │ │ │ strmi lr, [r3], #-2496 @ 0xfffff640 │ │ │ │ strmi lr, [r1], #-2496 @ 0xfffff640 │ │ │ │ blmi d8fa0c <__bss_end__@@Base+0xa8a258> │ │ │ │ bmi 269f0c │ │ │ │ subsvs r4, r3, sl, ror r4 │ │ │ │ svclt 0x0000bd10 │ │ │ │ andseq lr, sl, ip, asr #6 │ │ │ │ - andeq sp, r8, r6, lsl pc │ │ │ │ + andeq sp, r8, r2, lsl pc │ │ │ │ andseq lr, sl, r8, lsl r3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl feca8b20 <__bss_end__@@Base+0xfe9a336c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [r4], {248} @ 0xf8 │ │ │ │ stmdavs r0!, {r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf9c4f7ff │ │ │ │ @@ -322806,15 +322806,15 @@ │ │ │ │ stmib r0, {r0, r1, sl, lr}^ │ │ │ │ @ instruction: 0xf8434401 │ │ │ │ orrvs r4, r2, r0, lsr fp │ │ │ │ ldrbtmi r4, [sl], #-2564 @ 0xfffff5fc │ │ │ │ ubfx r6, r3, #0, #1 │ │ │ │ @ instruction: 0x001ae2d0 │ │ │ │ @ instruction: 0xfffffe7d │ │ │ │ - muleq r8, r0, lr │ │ │ │ + andeq sp, r8, ip, lsl #29 │ │ │ │ mulseq sl, r2, r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl feca8ba8 <__bss_end__@@Base+0xfe9a33f4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 595990 <__bss_end__@@Base+0x2901dc> │ │ │ │ ldmdavs ip, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldmdami r0, {r2, r3, r5, r8, ip, sp, pc} │ │ │ │ @@ -322831,15 +322831,15 @@ │ │ │ │ stmib r0, {r0, r1, sl, lr}^ │ │ │ │ @ instruction: 0xf8434401 │ │ │ │ orrvs r4, r2, r0, lsr fp │ │ │ │ ldrbtmi r4, [sl], #-2564 @ 0xfffff5fc │ │ │ │ ubfx r6, r3, #0, #1 │ │ │ │ andseq lr, sl, ip, ror #4 │ │ │ │ @ instruction: 0xfffffdbd │ │ │ │ - andeq sp, r8, ip, lsr #28 │ │ │ │ + andeq sp, r8, r8, lsr #28 │ │ │ │ andseq lr, sl, lr, lsr #4 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e8f8cc │ │ │ │ ldrmi r4, [r6], -pc, lsl #12 │ │ │ │ stmdacs r0, {r7, r9, sl, lr} │ │ │ │ @@ -322994,15 +322994,15 @@ │ │ │ │ @ instruction: 0xf844bf08 │ │ │ │ tstle r6, r8, lsl ip │ │ │ │ pop {r5, r9, sl, lr} │ │ │ │ strcs r8, [r0], #-496 @ 0xfffffe10 │ │ │ │ pop {r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf6c481f0 │ │ │ │ svclt 0x0000ea90 │ │ │ │ - andeq r5, r8, lr, lsr #6 │ │ │ │ + andeq r5, r8, sl, lsr #6 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e0f8cc │ │ │ │ strmi fp, [r7], -r2, lsl #1 │ │ │ │ bcs 1636c4 │ │ │ │ @ instruction: 0xf101d068 │ │ │ │ @@ -323236,17 +323236,17 @@ │ │ │ │ stmdbls r5, {r6, r7, r8, fp, sp, lr, pc} │ │ │ │ stmdbls r3, {r6, r7, r8, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf6c4e771 │ │ │ │ svclt 0x0000e8b2 │ │ │ │ andseq sp, sl, r2, lsr sp │ │ │ │ @ instruction: 0x001581b2 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andeq sp, r8, r8, lsl #17 │ │ │ │ + andeq sp, r8, r4, lsl #17 │ │ │ │ andseq r8, r5, r6, lsl #2 │ │ │ │ - andeq sp, r8, r4, lsr r8 │ │ │ │ + andeq sp, r8, r0, lsr r8 │ │ │ │ vst3.8 {d27-d29}, [pc], lr │ │ │ │ ldrlt r5, [r0, #-3200]! @ 0xfffff380 │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00ecf8cc │ │ │ │ addlt r4, r2, sp, lsl r9 │ │ │ │ bge 2a4ce8 │ │ │ │ @ instruction: 0xf8504479 │ │ │ │ @@ -323275,15 +323275,15 @@ │ │ │ │ andlt sp, r2, r4, lsl #2 │ │ │ │ ldrhtmi lr, [r0], -sp │ │ │ │ ldrbmi fp, [r0, -r3]! │ │ │ │ b fec0fbec <__bss_end__@@Base+0xfe90a438> │ │ │ │ stmda r0!, {r2, r6, r7, r9, sl, ip, sp, lr, pc}^ │ │ │ │ andseq r8, r5, ip, lsr #32 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andeq sp, r8, r0, ror #14 │ │ │ │ + andeq sp, r8, ip, asr r7 │ │ │ │ @ instruction: 0x00157fde │ │ │ │ vst3.8 {d27-d29}, [pc], ip │ │ │ │ ldrblt r5, [r0, #3200]! @ 0xc80 │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e0f8cc │ │ │ │ addlt r4, r3, lr, lsr sl │ │ │ │ @ instruction: 0x460e4b3e │ │ │ │ @@ -323346,15 +323346,15 @@ │ │ │ │ addvs r2, r5, r0, lsl #6 │ │ │ │ movwcs lr, #2496 @ 0x9c0 │ │ │ │ @ instruction: 0xf6c3e7bf │ │ │ │ @ instruction: 0xf6c3ea1e │ │ │ │ svclt 0x0000efd4 │ │ │ │ mulseq r5, r4, pc @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andeq sp, r8, sl, ror #12 │ │ │ │ + andeq sp, r8, r6, ror #12 │ │ │ │ andseq r7, r5, r8, ror #29 │ │ │ │ andseq sp, sl, r2, asr #20 │ │ │ │ vst3.8 {d27-d29}, [pc], lr │ │ │ │ strlt r5, [r0, #-3200] @ 0xfffff380 │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f4f8cc │ │ │ │ addlt r4, r2, pc, lsl #18 │ │ │ │ @@ -323429,15 +323429,15 @@ │ │ │ │ pop {r0, r2, ip, sp, pc} │ │ │ │ @ instruction: 0xf7ff43f0 │ │ │ │ @ instruction: 0xf6c3bd3f │ │ │ │ @ instruction: 0xf6c3e978 │ │ │ │ svclt 0x0000ef2e │ │ │ │ andseq r7, r5, sl, lsl lr │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - muleq r8, r8, ip │ │ │ │ + muleq r8, r4, ip │ │ │ │ mulseq r5, r8, sp │ │ │ │ andseq r7, r5, r8, ror sp │ │ │ │ vst3.8 {d27-d29}, [pc], lr │ │ │ │ strlt r5, [r0, #-3200] @ 0xfffff380 │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f4f8cc │ │ │ │ addlt r4, r2, pc, lsl #18 │ │ │ │ @@ -323603,15 +323603,15 @@ │ │ │ │ smlabteq r0, r3, r9, lr │ │ │ │ @ instruction: 0xf6c3e7e6 │ │ │ │ @ instruction: 0xf850edd6 │ │ │ │ eorvs r2, r8, r0, lsl ip │ │ │ │ svclt 0x0000deff │ │ │ │ andseq sp, sl, ip, lsr #13 │ │ │ │ andseq sp, sl, r4, asr r6 │ │ │ │ - andeq sp, r8, lr, asr #4 │ │ │ │ + andeq sp, r8, sl, asr #4 │ │ │ │ @ instruction: 0xffffe349 │ │ │ │ @ instruction: 0xffffe89b │ │ │ │ strlt fp, [r8, #-408] @ 0xfffffe68 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f8f8cc │ │ │ │ ldccc 8, cr15, [r0], {80} @ 0x50 │ │ │ │ @@ -323689,23 +323689,23 @@ │ │ │ │ @ instruction: 0xf6c24479 │ │ │ │ strb lr, [r9, r2, lsr #28] │ │ │ │ strtmi r4, [r8], -fp, lsl #20 │ │ │ │ ldrbtmi r4, [sl], #-2315 @ 0xfffff6f5 │ │ │ │ @ instruction: 0xf6c24479 │ │ │ │ bfi lr, sl, (invalid: 28:1) │ │ │ │ stc 6, cr15, [r0, #-780]! @ 0xfffffcf4 │ │ │ │ - andeq sp, r8, lr, ror #2 │ │ │ │ - andeq sp, r8, r6, ror r1 │ │ │ │ - andeq sp, r8, r4, lsr r0 │ │ │ │ - andeq sp, r8, sl, lsr r0 │ │ │ │ - strdeq sp, [r8], -sl │ │ │ │ - andeq sp, r8, r2, lsl r0 │ │ │ │ - andeq sp, r8, r4, lsl #2 │ │ │ │ + andeq sp, r8, sl, ror #2 │ │ │ │ + andeq sp, r8, r2, ror r1 │ │ │ │ + andeq sp, r8, r0, lsr r0 │ │ │ │ + andeq sp, r8, r6, lsr r0 │ │ │ │ + strdeq sp, [r8], -r6 │ │ │ │ andeq sp, r8, lr │ │ │ │ - strdeq sp, [r8], -r4 │ │ │ │ + andeq sp, r8, r0, lsl #2 │ │ │ │ + andeq sp, r8, sl │ │ │ │ + strdeq sp, [r8], -r0 │ │ │ │ strlt fp, [r8, #-784] @ 0xfffffcf0 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f8f8cc │ │ │ │ ldccs 8, cr15, [r0], {80} @ 0x50 │ │ │ │ ldclmi 6, cr15, [r0], #-312 @ 0xfffffec8 │ │ │ │ ldceq 6, cr15, [r4], {206} @ 0xce │ │ │ │ @@ -323748,26 +323748,26 @@ │ │ │ │ @ instruction: 0xf8dc9501 │ │ │ │ strls r5, [r0, #-12] │ │ │ │ bl d1034c <__bss_end__@@Base+0xa0ab98> │ │ │ │ andlt r4, r9, r0, lsr #12 │ │ │ │ svclt 0x0000bd30 │ │ │ │ andseq sp, sl, sl, lsr r4 │ │ │ │ @ instruction: 0x001533f6 │ │ │ │ - andeq sp, r8, ip, asr r0 │ │ │ │ + andeq sp, r8, r8, asr r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ bl feca9a5c <__bss_end__@@Base+0xfe9a42a8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ssub8mi r0, r3, r0 │ │ │ │ bmi 2bea74 │ │ │ │ blvc 18deb8 │ │ │ │ stc 4, cr4, [sp, #488] @ 0x1e8 │ │ │ │ @ instruction: 0xf6c37b00 │ │ │ │ andlt lr, r3, r4, lsl fp │ │ │ │ blx 2909f2 │ │ │ │ - andeq r5, r8, r8, lsl #11 │ │ │ │ + andeq r5, r8, r4, lsl #11 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl feca9a88 <__bss_end__@@Base+0xfe9a42d4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldrmi r0, [r5], -r8, ror #31 │ │ │ │ blmi 7250ec <__bss_end__@@Base+0x41f938> │ │ │ │ ldrbtmi fp, [sl], #-130 @ 0xffffff7e │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @@ -323969,15 +323969,15 @@ │ │ │ │ blls 1c6f44 │ │ │ │ andsvs r2, sl, r0 │ │ │ │ pop {r0, r2, ip, sp, pc} │ │ │ │ @ instruction: 0x46058ff0 │ │ │ │ ldrdcs lr, [r2], -sl │ │ │ │ svclt 0x0000e7f8 │ │ │ │ @ instruction: 0x0007d3bc │ │ │ │ - andeq ip, r8, r8, asr #27 │ │ │ │ + andeq ip, r8, r4, asr #27 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ cdpeq 8, 4, cr15, cr8, cr12, {6} │ │ │ │ rsclt r4, r7, ip, lsr #20 │ │ │ │ @ instruction: 0xac034b2c │ │ │ │ stcmi 4, cr4, [ip, #-488]! @ 0xfffffe18 │ │ │ │ @@ -324024,20 +324024,20 @@ │ │ │ │ @ instruction: 0xf6c2e7c0 │ │ │ │ svclt 0x0000ecd6 │ │ │ │ andseq r7, r5, r0, asr #9 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x001574ba │ │ │ │ andeq r0, r0, r8, ror ip │ │ │ │ andeq r0, r0, ip, asr #29 │ │ │ │ - strdeq ip, [r8], -ip @ │ │ │ │ + strdeq ip, [r8], -r8 │ │ │ │ @ instruction: 0x001acff6 │ │ │ │ - andeq ip, r8, r0, ror #25 │ │ │ │ + ldrdeq ip, [r8], -ip @ │ │ │ │ @ instruction: 0x00177eda │ │ │ │ andseq r7, r5, r2, asr #8 │ │ │ │ - andeq ip, r8, r0, lsl #25 │ │ │ │ + andeq ip, r8, ip, ror ip │ │ │ │ andeq sp, r7, lr, asr r3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl feca9ec4 <__bss_end__@@Base+0xfe9a4710> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [r4], {248} @ 0xf8 │ │ │ │ stmdavs r0!, {r2, r3, r4, r5, r6, sl, lr} │ │ │ │ ldclt 1, cr11, [r0, #-0] │ │ │ │ @@ -324088,15 +324088,15 @@ │ │ │ │ ldrb r3, [r6, r0]! │ │ │ │ ldcl 6, cr15, [r2, #-776] @ 0xfffffcf8 │ │ │ │ blcs 6ecd9c <__bss_end__@@Base+0x3e75e8> │ │ │ │ andcs fp, r2, r4, lsl pc │ │ │ │ strb r2, [pc, pc]! │ │ │ │ andseq ip, sl, ip, lsr #30 │ │ │ │ andseq ip, sl, r2, lsl #30 │ │ │ │ - andeq r4, r8, r4, lsr sp │ │ │ │ + andeq r4, r8, r0, lsr sp │ │ │ │ andseq ip, sl, lr, ror #29 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b8f8cc │ │ │ │ addlt r4, fp, r6, asr #26 │ │ │ │ bcs 165ed8 │ │ │ │ @@ -324170,29 +324170,29 @@ │ │ │ │ stcl 6, cr15, [r8, #-776]! @ 0xfffffcf8 │ │ │ │ svclt 0x0000e7ee │ │ │ │ @ instruction: 0x001572dc │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r7, r5, ip, lsl #5 │ │ │ │ @ instruction: 0x001acdb0 │ │ │ │ andseq ip, sl, r2, lsr #27 │ │ │ │ - andeq fp, fp, r4, asr ip │ │ │ │ - muleq r8, lr, sl │ │ │ │ - andeq ip, r8, ip, lsr #21 │ │ │ │ + andeq fp, fp, r0, asr ip │ │ │ │ + muleq r8, sl, sl │ │ │ │ + andeq ip, r8, r8, lsr #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecaa0fc <__bss_end__@@Base+0xfe9a4948> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 296ee4 │ │ │ │ stmdbmi r5, {r3, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf6c24478 │ │ │ │ svclt 0x0000eb84 │ │ │ │ - andeq fp, fp, r6, lsl #24 │ │ │ │ - andeq ip, r8, r0, asr sl │ │ │ │ - andeq ip, r8, r0, lsl #21 │ │ │ │ + andeq fp, fp, r2, lsl #24 │ │ │ │ + andeq ip, r8, ip, asr #20 │ │ │ │ + andeq ip, r8, ip, ror sl │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00a0f8cc │ │ │ │ ldrmi fp, [r8], pc, lsl #1 │ │ │ │ stmib sp, {r0, r1, r2, r4, r5, r8, r9, fp, lr}^ │ │ │ │ ldmdbmi r7!, {r2, r8, sp} │ │ │ │ @@ -324248,19 +324248,19 @@ │ │ │ │ stmdami sl, {r0, r3, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ bl 290b1c │ │ │ │ bl 510b20 <__bss_end__@@Base+0x20b36c> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r7, r5, ip, asr r1 │ │ │ │ - andeq ip, r8, r4, asr #20 │ │ │ │ + andeq ip, r8, r0, asr #20 │ │ │ │ ldrheq r7, [r5], -sl │ │ │ │ - andeq fp, fp, r8, lsl #22 │ │ │ │ - andeq ip, r8, r2, asr r9 │ │ │ │ - andeq ip, r8, r2, lsl #19 │ │ │ │ + andeq fp, fp, r4, lsl #22 │ │ │ │ + andeq ip, r8, lr, asr #18 │ │ │ │ + andeq ip, r8, lr, ror r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ bl fecaa23c <__bss_end__@@Base+0xfe9a4a88> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0fe8 │ │ │ │ addlt lr, r5, ip, asr #32 │ │ │ │ ldrdgt pc, [r8], #-143 @ 0xffffff71 │ │ │ │ ldrbtmi sl, [lr], #2818 @ 0xb02 │ │ │ │ @@ -324389,17 +324389,17 @@ │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ stmib ip!, {r1, r6, r7, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldmib r6!, {r1, r6, r7, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0x00156ebe │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r6, r5, sl, lsl #29 │ │ │ │ - ldrdeq fp, [fp], -r8 │ │ │ │ - andeq ip, r8, r2, lsr #14 │ │ │ │ - andeq ip, r8, r2, asr r7 │ │ │ │ + ldrdeq fp, [fp], -r4 │ │ │ │ + andeq ip, r8, lr, lsl r7 │ │ │ │ + andeq ip, r8, lr, asr #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ bl fecaa468 <__bss_end__@@Base+0xfe9a4cb4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 617230 <__bss_end__@@Base+0x311a7c> │ │ │ │ blmi 63f480 <__bss_end__@@Base+0x339ccc> │ │ │ │ ldrbtmi r4, [sl], #-1641 @ 0xfffff997 │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @@ -324418,17 +324418,17 @@ │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ ldmib r2!, {r1, r6, r7, r9, sl, ip, sp, lr, pc} │ │ │ │ ldmib ip!, {r1, r6, r7, r9, sl, ip, sp, lr, pc} │ │ │ │ andseq r6, r5, sl, lsr #28 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r6, r5, r4, lsl lr │ │ │ │ - andeq fp, fp, r4, ror #16 │ │ │ │ - andeq ip, r8, lr, lsr #13 │ │ │ │ - ldrdeq ip, [r8], -lr │ │ │ │ + andeq fp, fp, r0, ror #16 │ │ │ │ + andeq ip, r8, sl, lsr #13 │ │ │ │ + ldrdeq ip, [r8], -sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ bl fecaa4dc <__bss_end__@@Base+0xfe9a4d28> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0ff0 │ │ │ │ addlt ip, r3, r0, asr r0 │ │ │ │ @ instruction: 0x466a4b13 │ │ │ │ @ instruction: 0xf85c44fc │ │ │ │ @@ -324448,17 +324448,17 @@ │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ ldmdb r6!, {r1, r6, r7, r9, sl, ip, sp, lr, pc}^ │ │ │ │ stmib r0, {r1, r6, r7, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x00156db4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ mulseq r5, ip, sp │ │ │ │ - andeq fp, fp, ip, ror #15 │ │ │ │ - andeq ip, r8, r6, lsr r6 │ │ │ │ - andeq ip, r8, r6, ror #12 │ │ │ │ + andeq fp, fp, r8, ror #15 │ │ │ │ + andeq ip, r8, r2, lsr r6 │ │ │ │ + andeq ip, r8, r2, ror #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ bl fecaa554 <__bss_end__@@Base+0xfe9a4da0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0ff0 │ │ │ │ addlt lr, r3, r8, asr #32 │ │ │ │ ldrdgt pc, [r4], #-143 @ 0xffffff71 │ │ │ │ ldrbtmi r4, [lr], #1643 @ 0x66b │ │ │ │ @@ -324499,27 +324499,27 @@ │ │ │ │ addlt r0, r3, r8, ror #31 │ │ │ │ @ instruction: 0x460b461c │ │ │ │ bmi 264c40 │ │ │ │ strls r2, [r0], #-1280 @ 0xfffffb00 │ │ │ │ strls r4, [r1, #-1146] @ 0xfffffb86 │ │ │ │ ldc2l 7, cr15, [r0], {255} @ 0xff │ │ │ │ ldclt 0, cr11, [r0, #-12]! │ │ │ │ - andeq r6, r8, r0, lsl r9 │ │ │ │ + andeq r6, r8, ip, lsl #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fecaa618 <__bss_end__@@Base+0xfe9a4e64> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strdlt r0, [r2], r0 @ │ │ │ │ pkhbtmi r4, ip, ip, lsl #12 │ │ │ │ @ instruction: 0x46624611 │ │ │ │ movwls r9, #6916 @ 0x1b04 │ │ │ │ strls r4, [r0], #-2819 @ 0xfffff4fd │ │ │ │ @ instruction: 0xf7ff447b │ │ │ │ @ instruction: 0xb002fcb9 │ │ │ │ svclt 0x0000bd10 │ │ │ │ - andeq r6, r8, r0, ror #17 │ │ │ │ + ldrdeq r6, [r8], -ip │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0090f8cc │ │ │ │ @ instruction: 0x460cb093 │ │ │ │ @ instruction: 0x4605497f │ │ │ │ movwls r4, #26259 @ 0x6693 │ │ │ │ @@ -324647,23 +324647,23 @@ │ │ │ │ subls pc, r0, r3, asr #17 │ │ │ │ stmdaeq r2, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x4648e71b │ │ │ │ stmib r8!, {r1, r6, r7, r9, sl, ip, sp, lr, pc} │ │ │ │ svclt 0x0000e7f8 │ │ │ │ andseq r6, r5, r4, asr #24 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - muleq r8, r8, r8 │ │ │ │ + muleq r8, r4, r8 │ │ │ │ andseq r6, r5, sl, lsl ip │ │ │ │ - ldrdeq ip, [r8], -ip @ │ │ │ │ + ldrdeq ip, [r8], -r8 │ │ │ │ andseq ip, sl, ip, ror r6 │ │ │ │ andseq ip, sl, r8, asr r6 │ │ │ │ andseq ip, sl, r2, asr #12 │ │ │ │ - strdeq fp, [fp], -r6 │ │ │ │ - andeq ip, r8, r0, asr #6 │ │ │ │ - andeq ip, r8, r0, ror r3 │ │ │ │ + strdeq fp, [fp], -r2 │ │ │ │ + andeq ip, r8, ip, lsr r3 │ │ │ │ + andeq ip, r8, ip, ror #6 │ │ │ │ andseq ip, sl, r2, lsl r6 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fecaa88c <__bss_end__@@Base+0xfe9a50d8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi c57634 <__bss_end__@@Base+0x951e80> │ │ │ │ blmi c7f8a0 <__bss_end__@@Base+0x97a0ec> │ │ │ │ ldrbtmi r4, [sl], #-1541 @ 0xfffff9fb │ │ │ │ @@ -324710,20 +324710,20 @@ │ │ │ │ @ instruction: 0xf6c2ef7c │ │ │ │ @ instruction: 0xe7f0e930 │ │ │ │ andseq r6, r5, r6, lsl #20 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r6, r5, r0, lsl #20 │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ andeq sl, r7, ip, lsl #14 │ │ │ │ - strheq r3, [r9], -r8 │ │ │ │ + strheq r3, [r9], -r4 │ │ │ │ mulseq r5, ip, r9 │ │ │ │ - andeq r8, r8, sl, lsl #12 │ │ │ │ + andeq r8, r8, r6, lsl #12 │ │ │ │ andseq r7, r7, r8, lsr #8 │ │ │ │ andseq r7, r7, sl, lsl r4 │ │ │ │ - andeq ip, r8, r8, lsl #5 │ │ │ │ + andeq ip, r8, r4, lsl #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fecaa97c <__bss_end__@@Base+0xfe9a51c8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdacs r0, {r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ @ instruction: 0x4604d03f │ │ │ │ b fe211294 <__bss_end__@@Base+0xfdf0bae0> │ │ │ │ @@ -324758,17 +324758,17 @@ │ │ │ │ strbtmi r1, [r1], -fp, ror #24 │ │ │ │ strbpl r3, [r2], #1282 @ 0x502 │ │ │ │ blmi 28d73c │ │ │ │ stmdbmi r4, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ svc 0x0002f6c1 │ │ │ │ - andeq fp, fp, r2, asr r3 │ │ │ │ - andeq ip, r8, r8, asr #3 │ │ │ │ - ldrdeq fp, [r8], -lr │ │ │ │ + andeq fp, fp, lr, asr #6 │ │ │ │ + andeq ip, r8, r4, asr #3 │ │ │ │ + ldrdeq fp, [r8], -sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fecaaa2c <__bss_end__@@Base+0xfe9a5278> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdavc r4, {r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ @ instruction: 0x4605b33c │ │ │ │ strtmi r4, [r3], -r2, lsl #12 │ │ │ │ blcs 39b840 <__bss_end__@@Base+0x9608c> │ │ │ │ @@ -324899,17 +324899,17 @@ │ │ │ │ ldrbtmi r4, [fp], #-2056 @ 0xfffff7f8 │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf6c14478 │ │ │ │ svclt 0x0000edf0 │ │ │ │ andseq r6, r5, r8, lsl #15 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r6, r5, r8, lsl r7 │ │ │ │ - andeq fp, fp, lr, lsr #2 │ │ │ │ - andeq fp, r8, r4, lsr #31 │ │ │ │ - @ instruction: 0x0008bfb0 │ │ │ │ + andeq fp, fp, sl, lsr #2 │ │ │ │ + andeq fp, r8, r0, lsr #31 │ │ │ │ + andeq fp, r8, ip, lsr #31 │ │ │ │ vst3.8 {d27-d29}, [pc], r8 │ │ │ │ ldrlt r5, [r0, #-3200] @ 0xfffff380 │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e4f8cc │ │ │ │ ldrdgt pc, [r4], #-143 @ 0xffffff71 │ │ │ │ blmi 5bfc84 <__bss_end__@@Base+0x2ba4d0> │ │ │ │ ldrbtmi sl, [ip], #3079 @ 0xc07 │ │ │ │ @@ -325000,29 +325000,29 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ addsmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00500000 │ │ │ │ andseq r7, r7, r4, lsr #1 │ │ │ │ andseq ip, sl, lr, lsr #3 │ │ │ │ andseq r7, r7, r0, lsl #1 │ │ │ │ - @ instruction: 0x0008beb8 │ │ │ │ - @ instruction: 0x0008bebe │ │ │ │ - andeq lr, r7, r2, asr #28 │ │ │ │ - andeq fp, r8, r4, lsr #29 │ │ │ │ + @ instruction: 0x0008beb4 │ │ │ │ + @ instruction: 0x0008beba │ │ │ │ + andeq lr, r7, lr, lsr lr │ │ │ │ + andeq fp, r8, r0, lsr #29 │ │ │ │ @ instruction: 0x00176ffe │ │ │ │ - andeq fp, r8, r2, lsr #29 │ │ │ │ + muleq r8, lr, lr │ │ │ │ + andeq fp, r8, r4, lsl #29 │ │ │ │ + andeq fp, r8, r4, lsr #29 │ │ │ │ + andeq fp, r8, sl, ror lr │ │ │ │ + andeq fp, r8, sl, ror lr │ │ │ │ + andeq fp, r8, r0, ror lr │ │ │ │ andeq fp, r8, r8, lsl #29 │ │ │ │ - andeq fp, r8, r8, lsr #29 │ │ │ │ - andeq fp, r8, lr, ror lr │ │ │ │ - andeq fp, r8, lr, ror lr │ │ │ │ - andeq fp, r8, r4, ror lr │ │ │ │ - andeq fp, r8, ip, lsl #29 │ │ │ │ - andeq fp, r8, sl, ror #28 │ │ │ │ - andeq fp, r8, r2, ror lr │ │ │ │ - andeq fp, r8, r0, ror #28 │ │ │ │ + andeq fp, r8, r6, ror #28 │ │ │ │ + andeq fp, r8, lr, ror #28 │ │ │ │ + andeq fp, r8, ip, asr lr │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fecaae24 <__bss_end__@@Base+0xfe9a5670> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcvc 15, cr0, [r3], {240} @ 0xf0 │ │ │ │ blcs 2a2834 │ │ │ │ ldm pc, {r0, r1, r3, r4, r6, fp, ip, lr, pc}^ @ │ │ │ │ streq pc, [r9], -r3 │ │ │ │ @@ -327637,20 +327637,20 @@ │ │ │ │ movwcs pc, #15763 @ 0x3d93 @ │ │ │ │ @ instruction: 0xe72c8073 │ │ │ │ stmibvs r0!, {r0, r3, r8, fp, lr}^ │ │ │ │ @ instruction: 0xe7c44479 │ │ │ │ andseq r3, r5, ip, ror #26 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r3, r5, lr, lsl sp │ │ │ │ - andeq r1, r8, ip, lsr #17 │ │ │ │ + andeq r1, r8, r8, lsr #17 │ │ │ │ andseq r3, r5, r4, ror ip │ │ │ │ - andeq r0, r8, r4, lsr r5 │ │ │ │ + andeq r0, r8, r0, lsr r5 │ │ │ │ @ instruction: 0x00153bf0 │ │ │ │ @ instruction: 0x00153bd0 │ │ │ │ - andeq r1, r8, r0, lsl #15 │ │ │ │ + andeq r1, r8, ip, ror r7 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fecad734 <__bss_end__@@Base+0xfe9a7f80> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 181a49c <__bss_end__@@Base+0x1514ce8> │ │ │ │ blmi 1842754 <__bss_end__@@Base+0x153cfa0> │ │ │ │ ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ ldmpl r3, {r6, r7, fp, sp, lr}^ │ │ │ │ @@ -329236,17 +329236,17 @@ │ │ │ │ strtmi lr, [r9], -fp, ror #11 │ │ │ │ movwls r4, #22048 @ 0x5620 │ │ │ │ @ instruction: 0xf9dcf035 │ │ │ │ strb r9, [sl, r5, lsl #22] │ │ │ │ andseq r2, r5, r8, ror #23 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x00152bb6 │ │ │ │ - andeq r7, fp, lr, asr #11 │ │ │ │ - andeq r7, fp, lr, lsl r4 │ │ │ │ - andeq r7, fp, r6, ror r3 │ │ │ │ + andeq r7, fp, sl, asr #11 │ │ │ │ + andeq r7, fp, sl, lsl r4 │ │ │ │ + andeq r7, fp, r2, ror r3 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b0f8cc │ │ │ │ ldrdhi pc, [r0], -r2 │ │ │ │ bmi 1629688 <__bss_end__@@Base+0x1323ed4> │ │ │ │ blmi 162989c <__bss_end__@@Base+0x13240e8> │ │ │ │ @@ -331032,16 +331032,16 @@ │ │ │ │ strtmi r4, [r0], -sl, lsr #12 │ │ │ │ @ instruction: 0xf6bc4479 │ │ │ │ stmdblt r8!, {r1, r4, r5, r8, r9, fp, sp, lr, pc} │ │ │ │ eorsvs r2, r3, r4, lsl #6 │ │ │ │ ldcllt 0, cr2, [r0, #-0] │ │ │ │ @ instruction: 0xe7fb6035 │ │ │ │ ldcllt 0, cr2, [r0, #-12]! │ │ │ │ - andeq r7, r8, lr, lsl #3 │ │ │ │ - andeq r7, r8, r4, lsl #3 │ │ │ │ + andeq r7, r8, sl, lsl #3 │ │ │ │ + andeq r7, r8, r0, lsl #3 │ │ │ │ ldrlt fp, [r0, #-880] @ 0xfffffc90 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f8f8cc │ │ │ │ stmdavs r0, {r2, r9, sl, lr} │ │ │ │ blcc 1b3e4c │ │ │ │ cmnlt fp, r3, lsl #2 │ │ │ │ @@ -332613,15 +332613,15 @@ │ │ │ │ mrc2 7, 5, pc, cr4, cr11, {7} │ │ │ │ @ instruction: 0xf6bae7ba │ │ │ │ svclt 0x0000e9ba │ │ │ │ @ instruction: 0x0014eeb0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xffffff3f │ │ │ │ andseq lr, r4, r8, ror #28 │ │ │ │ - andeq r5, r8, sl, lsl r9 │ │ │ │ + andeq r5, r8, r6, lsl r9 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c0f8cc │ │ │ │ @ instruction: 0xf8d24614 │ │ │ │ bmi ff37b2f0 <__bss_end__@@Base+0xff075b3c> │ │ │ │ blmi ff36cb70 <__bss_end__@@Base+0xff0673bc> │ │ │ │ @@ -333254,15 +333254,15 @@ │ │ │ │ mrsle r0, LR_abt │ │ │ │ pop {r1, r3, r5, r6, ip, sp, pc} │ │ │ │ strdcs r8, [r3], -r0 │ │ │ │ @ instruction: 0xf6b9e7f0 │ │ │ │ svclt 0x0000ecb4 │ │ │ │ andseq lr, r4, r8, ror r4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andeq r3, fp, r6, lsr r2 │ │ │ │ + andeq r3, fp, r2, lsr r2 │ │ │ │ @ instruction: 0x0014e3f0 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00a8f8cc │ │ │ │ bmi ff5ad548 <__bss_end__@@Base+0xff2a7d94> │ │ │ │ blmi ff5ad574 <__bss_end__@@Base+0xff2a7dc0> │ │ │ │ @@ -333510,15 +333510,15 @@ │ │ │ │ ldrdcs pc, [r0], -r8 │ │ │ │ @ instruction: 0xb12b6c53 │ │ │ │ @ instruction: 0x46316c90 │ │ │ │ pop {r1, r3, r4, r5, r9, sl, lr} │ │ │ │ @ instruction: 0x471847f0 │ │ │ │ pop {r0, r1, sp} │ │ │ │ svclt 0x000087f0 │ │ │ │ - ldrdeq r2, [fp], -r0 │ │ │ │ + andeq r2, fp, ip, asr #27 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stmvs r0, {r1, r2, r7, r9, sl, lr} │ │ │ │ @ instruction: 0xf0002803 │ │ │ │ stmdacs r6, {r4, r7, pc} │ │ │ │ @ instruction: 0xf89ed114 │ │ │ │ @ instruction: 0xf1aaa018 │ │ │ │ sbclt r0, r0, #48 @ 0x30 │ │ │ │ @@ -334605,43 +334605,43 @@ │ │ │ │ andcs r4, r2, #557056 @ 0x88000 │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ svc 0x0046f6b8 │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ @ instruction: 0xf44faf58 │ │ │ │ eorsvs r7, r3, r7, lsl #7 │ │ │ │ svclt 0x0000e6fd │ │ │ │ - andeq r5, r7, r2, ror #31 │ │ │ │ - andeq r3, r8, sl, lsr #24 │ │ │ │ - andeq r5, r7, lr, asr #31 │ │ │ │ - andeq r5, r7, r6, lsr #31 │ │ │ │ - andeq r5, r7, r4, lsr #31 │ │ │ │ - muleq r7, r2, pc @ │ │ │ │ + ldrdeq r5, [r7], -lr │ │ │ │ + andeq r3, r8, r6, lsr #24 │ │ │ │ + andeq r5, r7, sl, asr #31 │ │ │ │ + andeq r5, r7, r2, lsr #31 │ │ │ │ + andeq r5, r7, r0, lsr #31 │ │ │ │ + andeq r5, r7, lr, lsl #31 │ │ │ │ andeq r4, r7, r8, ror #5 │ │ │ │ - andeq pc, r7, lr, ror #21 │ │ │ │ - andeq r5, r7, r0, lsr pc │ │ │ │ - andeq r5, r7, r0, lsr pc │ │ │ │ - andeq r3, r8, r0, ror #22 │ │ │ │ - andeq r3, r8, sl, asr fp │ │ │ │ + andeq pc, r7, sl, ror #21 │ │ │ │ + andeq r5, r7, ip, lsr #30 │ │ │ │ + andeq r5, r7, ip, lsr #30 │ │ │ │ + andeq r3, r8, ip, asr fp │ │ │ │ + andeq r3, r8, r6, asr fp │ │ │ │ andeq lr, r6, r0, lsr #9 │ │ │ │ - @ instruction: 0x00075eba │ │ │ │ - andeq r5, r7, ip, asr #29 │ │ │ │ + @ instruction: 0x00075eb6 │ │ │ │ + andeq r5, r7, r8, asr #29 │ │ │ │ andeq pc, r6, r2, ror #19 │ │ │ │ - andeq r3, r8, r0, ror #21 │ │ │ │ - muleq r7, r2, lr │ │ │ │ - andeq r3, r8, r2, ror #4 │ │ │ │ - andeq r5, r7, ip, lsl lr │ │ │ │ - andeq r5, r7, r6, lsl #28 │ │ │ │ - andeq r4, r8, r8, rrx │ │ │ │ - ldrdeq r5, [r7], -lr │ │ │ │ + ldrdeq r3, [r8], -ip │ │ │ │ + andeq r5, r7, lr, lsl #29 │ │ │ │ + andeq r3, r8, lr, asr r2 │ │ │ │ + andeq r5, r7, r8, lsl lr │ │ │ │ + andeq r5, r7, r2, lsl #28 │ │ │ │ + andeq r4, r8, r4, rrx │ │ │ │ + ldrdeq r5, [r7], -sl │ │ │ │ andeq r1, r7, r0, lsr #19 │ │ │ │ - ldrdeq r5, [r7], -r6 │ │ │ │ - andeq r5, r7, r4, asr #27 │ │ │ │ - @ instruction: 0x00075db2 │ │ │ │ - andeq r5, r7, r0, lsr #27 │ │ │ │ - andeq r5, r7, lr, lsl #27 │ │ │ │ + ldrdeq r5, [r7], -r2 │ │ │ │ + andeq r5, r7, r0, asr #27 │ │ │ │ + andeq r5, r7, lr, lsr #27 │ │ │ │ + muleq r7, ip, sp │ │ │ │ + andeq r5, r7, sl, lsl #27 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c0f8cc │ │ │ │ ldrmi fp, [r5], -r7, lsl #1 │ │ │ │ @ instruction: 0x460c4a52 │ │ │ │ movwls r4, #5638 @ 0x1606 │ │ │ │ @@ -334800,15 +334800,15 @@ │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ ubfx sp, r8, #1, #13 │ │ │ │ strb r2, [r4, r3, lsl #8]! │ │ │ │ stmia r0!, {r3, r4, r5, r7, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x0014ccb4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq ip, r4, ip, lsl #25 │ │ │ │ - strheq r8, [r7], -ip │ │ │ │ + strheq r8, [r7], -r8 @ │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e8f8cc │ │ │ │ strmi r4, [r6], -ip, lsl #12 │ │ │ │ @ instruction: 0x46206811 │ │ │ │ @ instruction: 0x8018f8dd │ │ │ │ @@ -357986,44 +357986,44 @@ │ │ │ │ @ instruction: 0xf0194478 │ │ │ │ stmdacs r0, {r0, r2, r5, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ mcrge 4, 7, pc, cr13, cr15, {3} @ │ │ │ │ @ instruction: 0xf1044820 │ │ │ │ tstcs r4, r4, ror r2 │ │ │ │ @ instruction: 0xf0194478 │ │ │ │ usat pc, #4, fp, lsl #23 @ │ │ │ │ - andeq r2, r6, sl, lsl #17 │ │ │ │ - muleq r6, ip, sp │ │ │ │ - andeq r0, r7, r6, lsr sl │ │ │ │ - andeq fp, r6, r4, lsl #27 │ │ │ │ - andeq fp, r6, r0, ror sp │ │ │ │ - andeq fp, r6, r6, ror #26 │ │ │ │ + andeq r2, r6, r6, lsl #17 │ │ │ │ + muleq r6, r8, sp │ │ │ │ + andeq r0, r7, r2, lsr sl │ │ │ │ + andeq fp, r6, r0, lsl #27 │ │ │ │ + andeq fp, r6, ip, ror #26 │ │ │ │ + andeq fp, r6, r2, ror #26 │ │ │ │ @ instruction: 0x000595b8 │ │ │ │ - andeq fp, r6, r2, asr sp │ │ │ │ - andeq fp, r6, ip, asr #26 │ │ │ │ - andeq fp, r6, sl, asr #26 │ │ │ │ - andeq fp, r6, r4, asr #26 │ │ │ │ - andeq fp, r6, sl, lsl sp │ │ │ │ - andeq fp, r6, r4, lsr sp │ │ │ │ - andeq fp, r6, r2, lsl sp │ │ │ │ - andeq fp, r6, r0, lsr #26 │ │ │ │ - andeq fp, r6, r8, lsl sp │ │ │ │ - ldrdeq r8, [r6], -ip │ │ │ │ - andeq fp, r6, r0, lsl #26 │ │ │ │ - andeq r5, r6, r4, ror r6 │ │ │ │ + andeq fp, r6, lr, asr #26 │ │ │ │ + andeq fp, r6, r8, asr #26 │ │ │ │ + andeq fp, r6, r6, asr #26 │ │ │ │ + andeq fp, r6, r0, asr #26 │ │ │ │ + andeq fp, r6, r6, lsl sp │ │ │ │ + andeq fp, r6, r0, lsr sp │ │ │ │ + andeq fp, r6, lr, lsl #26 │ │ │ │ + andeq fp, r6, ip, lsl sp │ │ │ │ + andeq fp, r6, r4, lsl sp │ │ │ │ + ldrdeq r8, [r6], -r8 @ │ │ │ │ + strdeq fp, [r6], -ip │ │ │ │ + andeq r5, r6, r0, ror r6 │ │ │ │ andeq r9, r5, ip, lsl #5 │ │ │ │ andeq r4, r5, r4, lsr r4 │ │ │ │ andeq r9, r5, r4, lsr #9 │ │ │ │ - strdeq r2, [r6], -r4 │ │ │ │ - muleq r6, r4, ip │ │ │ │ - ldrdeq ip, [r6], -r8 │ │ │ │ - andeq fp, r6, r4, lsr #31 │ │ │ │ - andeq fp, r6, r4, lsl #31 │ │ │ │ - andeq fp, r6, r0, lsr #30 │ │ │ │ - andeq ip, r6, r0, lsl #2 │ │ │ │ - andeq ip, r6, r4, lsl #25 │ │ │ │ + strdeq r2, [r6], -r0 │ │ │ │ + muleq r6, r0, ip │ │ │ │ + ldrdeq ip, [r6], -r4 │ │ │ │ + andeq fp, r6, r0, lsr #31 │ │ │ │ + andeq fp, r6, r0, lsl #31 │ │ │ │ + andeq fp, r6, ip, lsl pc │ │ │ │ + strdeq ip, [r6], -ip @ │ │ │ │ + andeq ip, r6, r0, lsl #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl feccb1c8 <__bss_end__@@Base+0xfe9c5a14> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff8 │ │ │ │ cmplt r0, r0, lsl #16 │ │ │ │ blcc 1ce3e4 │ │ │ │ blcs 18c3e8 │ │ │ │ @@ -358324,15 +358324,15 @@ │ │ │ │ cmplt r8, r4, lsl #12 │ │ │ │ eorvs r4, r8, r5, lsl #22 │ │ │ │ blgt 54566c <__bss_end__@@Base+0x23feb8> │ │ │ │ andeq lr, pc, r4, lsl #17 │ │ │ │ ldclt 0, cr2, [r8, #-0] │ │ │ │ ldrbmi r2, [r0, -r2]! │ │ │ │ ldclt 0, cr2, [r8, #-4]! │ │ │ │ - strdeq sl, [r9], -r8 │ │ │ │ + strdeq sl, [r9], -r4 │ │ │ │ ldrlt fp, [r0, #-784] @ 0xfffffcf0 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f8f8cc │ │ │ │ stmdavs r0, {r2, r9, sl, lr} │ │ │ │ stmdbvs r3, {r3, r5, r8, ip, sp, pc} │ │ │ │ tstvs r3, r1, lsl #22 │ │ │ │ @@ -358517,15 +358517,15 @@ │ │ │ │ mvnsle r4, #156, 4 @ 0xc0000009 │ │ │ │ @ instruction: 0x2003e7b7 │ │ │ │ @ instruction: 0x460ce7da │ │ │ │ @ instruction: 0xf6a0e7b3 │ │ │ │ svclt 0x0000ef56 │ │ │ │ andseq r5, r3, r8, ror #20 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andeq sl, r9, r2, asr #24 │ │ │ │ + andeq sl, r9, lr, lsr ip │ │ │ │ andseq r5, r3, r4, ror #18 │ │ │ │ svcmi 0x00f8e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d8f8cc │ │ │ │ @ instruction: 0x46156854 │ │ │ │ suble r1, r1, r6, lsl #28 │ │ │ │ @@ -359048,16 +359048,16 @@ │ │ │ │ @ instruction: 0xfffffaad │ │ │ │ andseq r2, r3, ip, lsr #5 │ │ │ │ @ instruction: 0xfffffb4b │ │ │ │ mulseq r3, lr, r2 │ │ │ │ @ instruction: 0xfffff8d9 │ │ │ │ mulseq r3, r2, r2 │ │ │ │ @ instruction: 0xfffffb31 │ │ │ │ - andeq r1, r7, r2, asr r2 │ │ │ │ - andeq r4, r6, sl, asr #28 │ │ │ │ + andeq r1, r7, lr, asr #4 │ │ │ │ + andeq r4, r6, r6, asr #28 │ │ │ │ stcls 5, cr11, [r3], {48} @ 0x30 │ │ │ │ stceq 1, cr15, [sp], {164} @ 0xa4 │ │ │ │ svceq 0x0003f1bc │ │ │ │ mrshi pc, (UNDEF: 109) @ │ │ │ │ @ instruction: 0xf00ce8df │ │ │ │ andeq r0, r6, #659456 @ 0xa1000 │ │ │ │ vqsub.u8 d4, d16, d1 │ │ │ │ @@ -360178,15 +360178,15 @@ │ │ │ │ eorvs r4, fp, r0, lsl #6 │ │ │ │ vmax.s8 q15, q8, q10 │ │ │ │ blx feafe712 <__bss_end__@@Base+0xfe7f8f5e> │ │ │ │ beq fef0e980 <__bss_end__@@Base+0xfec091cc> │ │ │ │ movwcs pc, #15105 @ 0x3b01 @ │ │ │ │ strpl lr, [r3], r6, asr #20 │ │ │ │ svclt 0x0000e776 │ │ │ │ - andeq fp, r9, sl, lsr #2 │ │ │ │ + andeq fp, r9, r6, lsr #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl feccd394 <__bss_end__@@Base+0xfe9c7be0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ beq fe1ba15c <__bss_end__@@Base+0xfdeb49a8> │ │ │ │ @ instruction: 0xf0114614 │ │ │ │ sbclt r0, fp, #58720256 @ 0x3800000 │ │ │ │ strcs fp, [r0, #-3864] @ 0xfffff0e8 │ │ │ │ @@ -360880,15 +360880,15 @@ │ │ │ │ @ instruction: 0xf0236a93 │ │ │ │ b 12479ec <__bss_end__@@Base+0xf42238> │ │ │ │ addsvs r7, r3, #335544321 @ 0x14000001 │ │ │ │ ldclt 0, cr2, [r8, #-0] │ │ │ │ ldrbtmi r4, [sp], #-3330 @ 0xfffff2fe │ │ │ │ andspl pc, r2, r5, lsr r8 @ │ │ │ │ svclt 0x0000e7e7 │ │ │ │ - andeq sl, r9, lr, asr #7 │ │ │ │ + andeq sl, r9, sl, asr #7 │ │ │ │ andcs r4, r0, r3, lsl #12 │ │ │ │ bvs fe4560f4 <__bss_end__@@Base+0xfe150940> │ │ │ │ msrmi SPSR_, #35 @ 0x23 │ │ │ │ movtvc lr, #10819 @ 0x2a43 │ │ │ │ ldrbmi r6, [r0, -fp, lsl #5]! │ │ │ │ andcs r4, r0, r3, lsl #12 │ │ │ │ bvs fe651308 <__bss_end__@@Base+0xfe34bb54> │ │ │ │ @@ -361833,15 +361833,15 @@ │ │ │ │ bvs 16521d4 <__bss_end__@@Base+0x134ca20> │ │ │ │ mvnsvs pc, #35 @ 0x23 │ │ │ │ bicpl lr, r5, #274432 @ 0x43000 │ │ │ │ andcs r6, r0, r3, asr r2 │ │ │ │ stcmi 13, cr11, [r2, #-224] @ 0xffffff20 │ │ │ │ @ instruction: 0xf835447d │ │ │ │ @ instruction: 0xe7e75012 │ │ │ │ - strdeq r9, [r9], -r0 │ │ │ │ + andeq r9, r9, ip, ror #9 │ │ │ │ andcs r4, r0, r3, lsl #12 │ │ │ │ bvs 1456fd8 <__bss_end__@@Base+0x1151824> │ │ │ │ bicspl pc, sl, #-2013265919 @ 0x88000001 │ │ │ │ ldrbmi r6, [r0, -fp, asr #4]! │ │ │ │ andcs r4, r0, r3, lsl #12 │ │ │ │ bvs 16521e8 <__bss_end__@@Base+0x134ca34> │ │ │ │ mvnsvs pc, #35 @ 0x23 │ │ │ │ @@ -367657,15 +367657,15 @@ │ │ │ │ stmibvs r2!, {r3, r5, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf0236913 │ │ │ │ @ instruction: 0x432b030f │ │ │ │ andcs r6, r0, r3, lsl r1 │ │ │ │ stcmi 13, cr11, [r2, #-224] @ 0xffffff20 │ │ │ │ @ instruction: 0xf835447d │ │ │ │ @ instruction: 0xe7e85012 │ │ │ │ - strdeq r3, [r9], -r8 │ │ │ │ + strdeq r3, [r9], -r4 │ │ │ │ andcs r4, r0, r3, lsl #12 │ │ │ │ stmdbvs fp, {r1, r3, r4, r8, sl, fp, ip, sp, lr} │ │ │ │ movweq pc, #13154 @ 0x3362 @ │ │ │ │ ldrbmi r6, [r0, -fp, lsl #2]! │ │ │ │ andcs r4, r0, r3, lsl #12 │ │ │ │ ldmdbvs r3, {r1, r3, r4, r7, r8, fp, sp, lr} │ │ │ │ movweq pc, #61475 @ 0xf023 @ │ │ │ │ @@ -369039,34 +369039,34 @@ │ │ │ │ ldrbtmi r4, [r8], #-2073 @ 0xfffff7e7 │ │ │ │ blx f3ac1e <__bss_end__@@Base+0xc3546a> │ │ │ │ strb r4, [r5, #1664] @ 0x680 │ │ │ │ str r4, [r3, -r1, lsl #12]! │ │ │ │ stc 6, cr15, [r0, #-600]! @ 0xfffffda8 │ │ │ │ andseq fp, r2, r0, asr #20 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x000929b0 │ │ │ │ + andeq r2, r9, ip, lsr #19 │ │ │ │ andseq fp, r2, sl, asr r9 │ │ │ │ - andeq r2, r6, r8, lsr #9 │ │ │ │ - andeq r2, r6, lr, asr r4 │ │ │ │ - muleq r9, lr, r8 │ │ │ │ - muleq r5, r0, r4 │ │ │ │ - andeq r2, r6, r6, asr r3 │ │ │ │ - andeq r2, r6, ip, lsr r2 │ │ │ │ - ldrdeq r2, [r6], -ip │ │ │ │ - @ instruction: 0x000621b6 │ │ │ │ - muleq r6, ip, r1 │ │ │ │ - andeq r2, r6, r6, asr #3 │ │ │ │ - andeq r2, r6, ip, lsr #3 │ │ │ │ - andeq r2, r6, sl, lsl #3 │ │ │ │ - andeq fp, r5, r4, ror #4 │ │ │ │ - andeq r2, r6, sl, asr #2 │ │ │ │ - andeq r2, r6, ip, lsr #2 │ │ │ │ - strheq r2, [r6], -r8 │ │ │ │ - andeq r2, r6, ip, lsl #1 │ │ │ │ - andeq r2, r6, sl, lsr #32 │ │ │ │ + andeq r2, r6, r4, lsr #9 │ │ │ │ + andeq r2, r6, sl, asr r4 │ │ │ │ + muleq r9, sl, r8 │ │ │ │ + andeq fp, r5, ip, lsl #9 │ │ │ │ + andeq r2, r6, r2, asr r3 │ │ │ │ + andeq r2, r6, r8, lsr r2 │ │ │ │ + ldrdeq r2, [r6], -r8 │ │ │ │ + @ instruction: 0x000621b2 │ │ │ │ + muleq r6, r8, r1 │ │ │ │ + andeq r2, r6, r2, asr #3 │ │ │ │ + andeq r2, r6, r8, lsr #3 │ │ │ │ + andeq r2, r6, r6, lsl #3 │ │ │ │ + andeq fp, r5, r0, ror #4 │ │ │ │ + andeq r2, r6, r6, asr #2 │ │ │ │ + andeq r2, r6, r8, lsr #2 │ │ │ │ + strheq r2, [r6], -r4 │ │ │ │ + andeq r2, r6, r8, lsl #1 │ │ │ │ + andeq r2, r6, r6, lsr #32 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ addlt r4, r4, r8, lsr sl │ │ │ │ ldrbtmi r4, [sl], #-2872 @ 0xfffff4c8 │ │ │ │ strvs lr, [r0, #-2512] @ 0xfffff630 │ │ │ │ @@ -378741,16 +378741,16 @@ │ │ │ │ vaddw.s8 q9, q0, d20 │ │ │ │ @ instruction: 0x46380114 │ │ │ │ @ instruction: 0xffe0f7cb │ │ │ │ ldrb r4, [r2, #1667]! @ 0x683 │ │ │ │ mulseq r2, sl, r8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r2, r2, r2, lsr #15 │ │ │ │ - andeq r9, r8, r4, asr #5 │ │ │ │ - andeq r9, r8, ip, lsl #5 │ │ │ │ + andeq r9, r8, r0, asr #5 │ │ │ │ + andeq r9, r8, r8, lsl #5 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e8f8cc │ │ │ │ ldrmi r6, [r6], -fp, lsl #16 │ │ │ │ stmiavs r3, {r0, r1, r4, r5, r7, r8, fp, ip, sp, pc}^ │ │ │ │ stmiavs pc, {r2, r3, r9, sl, lr}^ @ │ │ │ │ @@ -382537,15 +382537,15 @@ │ │ │ │ ldcllt 0, cr2, [r0, #-0] │ │ │ │ ldrbtmi r4, [sp], #-3333 @ 0xfffff2fb │ │ │ │ andspl pc, r2, r5, lsr r8 @ │ │ │ │ ldmibvs r0!, {r0, r2, r3, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ strtmi fp, [r3], -r9, ror #5 │ │ │ │ ldrhtmi lr, [r0], #-141 @ 0xffffff73 │ │ │ │ svclt 0x00004718 │ │ │ │ - muleq r8, r2, r2 │ │ │ │ + andeq r5, r8, lr, lsl #5 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fece30f0 <__bss_end__@@Base+0xfe9dd93c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ beq fe1cfeb8 <__bss_end__@@Base+0xfdeca704> │ │ │ │ @ instruction: 0x4615461c │ │ │ │ svceq 0x000ef011 │ │ │ │ tstle r8, fp, asr #5 │ │ │ │ @@ -382562,15 +382562,15 @@ │ │ │ │ cdp2 7, 8, cr15, cr2, cr7, {7} │ │ │ │ andcs fp, r0, r8, lsl r9 │ │ │ │ @ instruction: 0x2601bd70 │ │ │ │ stmibvs r8!, {r4, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0x4623b2f1 │ │ │ │ ldrhtmi lr, [r0], #-141 @ 0xffffff73 │ │ │ │ svclt 0x00004718 │ │ │ │ - andeq r5, r8, ip, asr #4 │ │ │ │ + andeq r5, r8, r8, asr #4 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b8f8cc │ │ │ │ @ instruction: 0x46074c70 │ │ │ │ addlt r4, r9, r0, ror r8 │ │ │ │ b 155d158 <__bss_end__@@Base+0x12579a4> │ │ │ │ @@ -382939,15 +382939,15 @@ │ │ │ │ bmi 340538 <__bss_end__@@Base+0x3ad84> │ │ │ │ mulgt r0, r0, r8 │ │ │ │ ldrbtmi r4, [sl], #-1560 @ 0xfffff9e8 │ │ │ │ andcc pc, ip, r2, lsl r8 @ │ │ │ │ andvs r3, fp, r1, lsl #6 │ │ │ │ andcs r4, r2, r0, ror r7 │ │ │ │ svclt 0x00004770 │ │ │ │ - andeq r4, r8, r2, ror #24 │ │ │ │ + andeq r4, r8, lr, asr ip │ │ │ │ svclt 0x00182a00 │ │ │ │ andle r2, fp, r0, lsl #16 │ │ │ │ teqlt r1, r8, lsl #8 │ │ │ │ stccc 8, cr15, [r1, #-64] @ 0xffffffc0 │ │ │ │ @ instruction: 0xf0033901 │ │ │ │ blcs fe18d448 <__bss_end__@@Base+0xfde87c94> │ │ │ │ strdcs sp, [r0], -r7 │ │ │ │ @@ -383002,15 +383002,15 @@ │ │ │ │ ldclt 0, cr6, [r0], #-112 @ 0xffffff90 │ │ │ │ @ instruction: 0xf0004770 │ │ │ │ stclcs 5, cr0, [r0, #768] @ 0x300 │ │ │ │ @ instruction: 0xe7ded1f7 │ │ │ │ ldclt 0, cr2, [r0], #-8 │ │ │ │ bl 21e3e4 │ │ │ │ ldrb r0, [r0, ip, lsl #8]! │ │ │ │ - andeq r4, r8, r0, lsr #23 │ │ │ │ + muleq r8, ip, fp │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d8f8cc │ │ │ │ bmi 145de9c <__bss_end__@@Base+0x11586e8> │ │ │ │ blmi 145e0a4 <__bss_end__@@Base+0x11588f0> │ │ │ │ addlt r4, r3, sl, ror r4 │ │ │ │ @@ -383085,15 +383085,15 @@ │ │ │ │ blx fef4875c <__bss_end__@@Base+0xfec42fa8> │ │ │ │ @ instruction: 0xf6894648 │ │ │ │ ldr lr, [r6, r0, lsr #18]! │ │ │ │ svc 0x0066f688 │ │ │ │ ldr r2, [r2, r1, lsl #8]! │ │ │ │ andseq sp, r1, ip, asr sl │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andeq sp, r4, lr, ror r6 │ │ │ │ + andeq sp, r4, sl, ror r6 │ │ │ │ andseq sp, r1, sl, asr #19 │ │ │ │ ldrlt fp, [r0, #-424] @ 0xfffffe58 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f8f8cc │ │ │ │ stmibvs r0, {r2, r9, sl, lr} │ │ │ │ ldc2 0, cr15, [r2] │ │ │ │ @@ -383355,31 +383355,31 @@ │ │ │ │ @ instruction: 0xf688e7d2 │ │ │ │ svclt 0x0000ed50 │ │ │ │ mulseq r1, ip, r8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq sp, r1, r4, ror #16 │ │ │ │ andseq r8, r7, r0, asr #27 │ │ │ │ andseq r8, r7, ip, lsr #27 │ │ │ │ - andeq sp, r4, r0, lsl #6 │ │ │ │ - andeq r4, r5, ip, lsl r2 │ │ │ │ - strdeq r4, [r5], -r0 │ │ │ │ - strdeq r4, [r5], -r8 │ │ │ │ - andeq r4, r5, r4, ror #3 │ │ │ │ - @ instruction: 0x000541b4 │ │ │ │ - @ instruction: 0x000541b4 │ │ │ │ - andeq sp, r4, r8, lsr #5 │ │ │ │ + strdeq sp, [r4], -ip │ │ │ │ + andeq r4, r5, r8, lsl r2 │ │ │ │ + andeq r4, r5, ip, ror #3 │ │ │ │ + strdeq r4, [r5], -r4 @ │ │ │ │ + andeq r4, r5, r0, ror #3 │ │ │ │ + @ instruction: 0x000541b0 │ │ │ │ + @ instruction: 0x000541b0 │ │ │ │ + andeq sp, r4, r4, lsr #5 │ │ │ │ svclt 0x00182900 │ │ │ │ andle r2, r8, r0, lsl #16 │ │ │ │ andvs r6, fp, r3, asr #18 │ │ │ │ stmdami r4, {r0, r1, r4, r8, fp, ip, sp, pc} │ │ │ │ @ instruction: 0x47704478 │ │ │ │ @ instruction: 0xf7ff8a40 │ │ │ │ andcs fp, r0, r5, asr #22 │ │ │ │ svclt 0x00004770 │ │ │ │ - andeq sp, r4, r4, lsr r1 │ │ │ │ + andeq sp, r4, r0, lsr r1 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e0f8cc │ │ │ │ addlt r4, r2, ip, lsl ip │ │ │ │ stmdbcs r0, {r2, r3, r4, r8, r9, fp, lr} │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ @@ -383821,15 +383821,15 @@ │ │ │ │ @ instruction: 0x4628bdf8 │ │ │ │ bl 19cad00 <__bss_end__@@Base+0x16c554c> │ │ │ │ ldcllt 6, cr4, [r8, #128]! @ 0x80 │ │ │ │ strcs r4, [r6], #-1576 @ 0xfffff9d8 │ │ │ │ bl 184ad0c <__bss_end__@@Base+0x1545558> │ │ │ │ ldcllt 6, cr4, [r8, #128]! @ 0x80 │ │ │ │ ldrb r2, [r0, r1, lsl #8]! │ │ │ │ - andeq ip, r4, r6, asr #20 │ │ │ │ + andeq ip, r4, r2, asr #20 │ │ │ │ ldrlt fp, [r0, #-392] @ 0xfffffe78 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f8f8cc │ │ │ │ stmdavs r0, {r2, r9, sl, lr} │ │ │ │ andle r1, r1, r3, asr #24 │ │ │ │ bl 14cad34 <__bss_end__@@Base+0x11c5580> │ │ │ │ @@ -384281,18 +384281,18 @@ │ │ │ │ cdpvs 0, 3, cr2, cr11, cr5, {0} │ │ │ │ ldrbtmi r6, [sl], #-3769 @ 0xfffff147 │ │ │ │ mul r5, r8, r7 │ │ │ │ andcs r4, r5, r6, lsl #20 │ │ │ │ mrcvs 14, 5, r6, cr9, cr11, {1} │ │ │ │ @ instruction: 0x4798447a │ │ │ │ ldcllt 0, cr2, [r8, #44]! @ 0x2c │ │ │ │ - andeq r6, r5, r4, asr r5 │ │ │ │ - andeq r6, r5, sl, lsr #10 │ │ │ │ - strdeq r6, [r5], -lr │ │ │ │ - strdeq r6, [r5], -r0 │ │ │ │ + andeq r6, r5, r0, asr r5 │ │ │ │ + andeq r6, r5, r6, lsr #10 │ │ │ │ + strdeq r6, [r5], -sl │ │ │ │ + andeq r6, r5, ip, ror #9 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fece4c3c <__bss_end__@@Base+0xfe9df488> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46050ff0 │ │ │ │ andcs r4, r1, lr, lsl #12 │ │ │ │ cdpne 1, 6, cr11, cr11, cr9, {1} │ │ │ │ @ instruction: 0xf8132600 │ │ │ │ @@ -384373,20 +384373,20 @@ │ │ │ │ cdpvs 0, 3, cr2, cr11, cr5, {0} │ │ │ │ ldrbtmi r6, [sl], #-3769 @ 0xfffff147 │ │ │ │ @ instruction: 0xe7b94798 │ │ │ │ ldcl 6, cr15, [r6, #-540] @ 0xfffffde4 │ │ │ │ andseq ip, r1, r8, lsl #12 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq ip, r1, lr, lsl #11 │ │ │ │ - andeq ip, r4, r0, ror r1 │ │ │ │ + andeq ip, r4, ip, ror #2 │ │ │ │ + strdeq r6, [r5], -r6 @ │ │ │ │ + andeq ip, r4, lr, asr #2 │ │ │ │ strdeq r6, [r5], -sl │ │ │ │ - andeq ip, r4, r2, asr r1 │ │ │ │ + @ instruction: 0x000563b0 │ │ │ │ strdeq r6, [r5], -lr │ │ │ │ - @ instruction: 0x000563b4 │ │ │ │ - andeq r6, r5, r2, lsl #8 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fece4db4 <__bss_end__@@Base+0xfe9df600> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldrmi r0, [r5], -r0, ror #31 │ │ │ │ stmdavs fp, {r1, r3, r4, r9, sl, lr} │ │ │ │ addlt r4, r3, ip, lsl #12 │ │ │ │ strtmi r4, [r9], -r6, lsl #12 │ │ │ │ @@ -384395,15 +384395,15 @@ │ │ │ │ ldcllt 0, cr11, [r0, #12]! │ │ │ │ strtmi r4, [fp], -r5, lsl #20 │ │ │ │ andcs r6, r5, r7, lsr lr │ │ │ │ ldrbtmi r6, [sl], #-3761 @ 0xfffff14f │ │ │ │ ldrmi r9, [r8, r0, lsl #8]! │ │ │ │ andlt r2, r3, fp │ │ │ │ svclt 0x0000bdf0 │ │ │ │ - andeq r6, r5, r2, asr #7 │ │ │ │ + @ instruction: 0x000563be │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fece4df8 <__bss_end__@@Base+0xfe9df644> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ addlt r0, r3, r0, ror #31 │ │ │ │ stmdavs sl, {r0, r2, r4, r9, sl, lr} │ │ │ │ @ instruction: 0x4606461c │ │ │ │ blls 39f42c <__bss_end__@@Base+0x99c78> │ │ │ │ @@ -384412,56 +384412,56 @@ │ │ │ │ andlt fp, r3, r8, lsl #18 │ │ │ │ bmi 2fd3dc <__bss_start@@Base+0x2e3cc> │ │ │ │ cdpvs 6, 3, cr4, cr7, cr11, {1} │ │ │ │ cdpvs 0, 11, cr2, cr1, cr5, {0} │ │ │ │ strls r4, [r0], #-1146 @ 0xfffffb86 │ │ │ │ @ instruction: 0x200b47b8 │ │ │ │ ldcllt 0, cr11, [r0, #12]! │ │ │ │ - andeq r6, r5, r4, lsr #7 │ │ │ │ + andeq r6, r5, r0, lsr #7 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fece4e3c <__bss_end__@@Base+0xfe9df688> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ssub8mi r0, r4, r0 │ │ │ │ stmdavs fp, {r1, r3, r4, r9, sl, lr} │ │ │ │ strmi r4, [r8], -r5, lsl #12 │ │ │ │ ldcvs 6, cr4, [fp, #-132] @ 0xffffff7c │ │ │ │ stmdblt r0, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ bmi 2bd218 │ │ │ │ cdpvs 6, 2, cr4, cr14, cr3, {1} │ │ │ │ cdpvs 0, 10, cr2, cr9, cr5, {0} │ │ │ │ @ instruction: 0x47b0447a │ │ │ │ ldcllt 0, cr2, [r0, #-44]! @ 0xffffffd4 │ │ │ │ - muleq r5, r0, r3 │ │ │ │ + andeq r6, r5, ip, lsl #7 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fece4e74 <__bss_end__@@Base+0xfe9df6c0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x460c0ff0 │ │ │ │ @ instruction: 0x461a4611 │ │ │ │ strtmi r4, [r0], -r5, lsl #12 │ │ │ │ ldclvs 8, cr6, [fp, #140] @ 0x8c │ │ │ │ stmdblt r0, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ bmi 2bd250 │ │ │ │ cdpvs 6, 2, cr4, cr14, cr3, {1} │ │ │ │ cdpvs 0, 10, cr2, cr9, cr5, {0} │ │ │ │ @ instruction: 0x47b0447a │ │ │ │ ldcllt 0, cr2, [r0, #-44]! @ 0xffffffd4 │ │ │ │ - andeq r6, r5, r0, ror r3 │ │ │ │ + andeq r6, r5, ip, ror #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fece4eac <__bss_end__@@Base+0xfe9df6f8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x460b0ff8 │ │ │ │ ldrmi r4, [r8], -r4, lsl #12 │ │ │ │ ldmdavs fp, {r0, r4, r9, sl, lr} │ │ │ │ @ instruction: 0x47986d9b │ │ │ │ @ instruction: 0xbd10b900 │ │ │ │ andcs r4, r5, r3, lsl #20 │ │ │ │ cdpvs 14, 10, cr6, cr1, cr3, {1} │ │ │ │ @ instruction: 0x4798447a │ │ │ │ ldclt 0, cr2, [r0, #-44] @ 0xffffffd4 │ │ │ │ - andeq r6, r5, r4, asr r3 │ │ │ │ + andeq r6, r5, r0, asr r3 │ │ │ │ strlt fp, [r8, #-385] @ 0xfffffe7f │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f8f8cc │ │ │ │ blcc 1e7e18 │ │ │ │ ldmdblt fp, {r0, r1, r3, r6, sp, lr} │ │ │ │ strmi r6, [r8], -fp, lsl #16 │ │ │ │ @@ -384509,16 +384509,16 @@ │ │ │ │ @ instruction: 0xe7dd47b8 │ │ │ │ stc2 0, cr15, [r6, #-0] │ │ │ │ @ instruction: 0xf687e7da │ │ │ │ svclt 0x0000ec48 │ │ │ │ andseq ip, r1, sl, lsl #7 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq ip, r1, r0, asr #6 │ │ │ │ - ldrdeq r6, [r5], -lr │ │ │ │ - andeq r6, r5, lr, lsr #5 │ │ │ │ + ldrdeq r6, [r5], -sl │ │ │ │ + andeq r6, r5, sl, lsr #5 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fece4fc4 <__bss_end__@@Base+0xfe9df810> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x460c0fd0 │ │ │ │ ldrmi r4, [r5], -r7, lsr #18 │ │ │ │ ldrbtmi r4, [r9], #-2599 @ 0xfffff5d9 │ │ │ │ movwcs fp, #135 @ 0x87 │ │ │ │ @@ -384558,16 +384558,16 @@ │ │ │ │ strmi r2, [r8, r5]! │ │ │ │ @ instruction: 0xf000e7eb │ │ │ │ ldrb pc, [r2, r3, lsr #25]! @ │ │ │ │ bl ffacb888 <__bss_end__@@Base+0xff7c60d4> │ │ │ │ andseq ip, r1, lr, asr #5 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq ip, r1, r8, lsl #5 │ │ │ │ - andeq r6, r5, sl, asr #4 │ │ │ │ - andeq r6, r5, ip, asr #4 │ │ │ │ + andeq r6, r5, r6, asr #4 │ │ │ │ + andeq r6, r5, r8, asr #4 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d8f8cc │ │ │ │ bmi 109f6e8 <__bss_end__@@Base+0xd99f34> │ │ │ │ addlt r4, r4, ip, lsr fp │ │ │ │ sxtab16mi r4, r0, sl, ror #8 │ │ │ │ @@ -384627,18 +384627,18 @@ │ │ │ │ @ instruction: 0xf8d82005 │ │ │ │ @ instruction: 0xf8d83060 │ │ │ │ ldrbtmi r1, [sl], #-104 @ 0xffffff98 │ │ │ │ @ instruction: 0xe7ea4798 │ │ │ │ bl 17cb9a0 <__bss_end__@@Base+0x14c61ec> │ │ │ │ andseq ip, r1, r8, lsl #4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andeq r6, r5, r6, lsr #3 │ │ │ │ + andeq r6, r5, r2, lsr #3 │ │ │ │ andseq ip, r1, r0, ror r1 │ │ │ │ - muleq r5, lr, r1 │ │ │ │ - muleq r5, r6, r1 │ │ │ │ + muleq r5, sl, r1 │ │ │ │ + muleq r5, r2, r1 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b8f8cc │ │ │ │ ldmdami r6, {r0, r7, r9, sl, lr}^ │ │ │ │ ldmdbmi r6, {r1, r2, r3, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf8df4478 │ │ │ │ @@ -384725,20 +384725,20 @@ │ │ │ │ blcs 1a6108 │ │ │ │ @ instruction: 0xf000d1ed │ │ │ │ ubfx pc, r5, #22, #11 │ │ │ │ b fe74bb24 <__bss_end__@@Base+0xfe446370> │ │ │ │ andseq ip, r1, ip, ror #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq ip, r1, r4, ror #1 │ │ │ │ - andeq r6, r5, ip, lsr #3 │ │ │ │ - muleq r5, r0, r1 │ │ │ │ + andeq r6, r5, r8, lsr #3 │ │ │ │ + andeq r6, r5, ip, lsl #3 │ │ │ │ andseq ip, r1, lr, asr #32 │ │ │ │ @ instruction: 0x00000eb0 │ │ │ │ - andeq r6, r5, sl, asr r0 │ │ │ │ - andeq r6, r5, r2, rrx │ │ │ │ + andeq r6, r5, r6, asr r0 │ │ │ │ + andeq r6, r5, lr, asr r0 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ stmdbmi pc, {r2, r3, r9, sl, lr}^ @ │ │ │ │ bmi 155f99c <__bss_end__@@Base+0x125a1e8> │ │ │ │ addlt r4, r6, r9, ror r4 │ │ │ │ @@ -384820,20 +384820,20 @@ │ │ │ │ @ instruction: 0xf687e79b │ │ │ │ svclt 0x0000e9de │ │ │ │ andseq fp, r1, ip, asr pc │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq fp, r1, r0, asr pc │ │ │ │ @ instruction: 0x00000eb0 │ │ │ │ @ instruction: 0x0011bede │ │ │ │ - andeq r5, r5, r0, asr #31 │ │ │ │ - muleq r5, r6, pc @ │ │ │ │ + @ instruction: 0x00055fbc │ │ │ │ + muleq r5, r2, pc @ │ │ │ │ + andeq r5, r5, r8, lsr #31 │ │ │ │ + andeq r5, r5, sl, ror pc │ │ │ │ + andeq r5, r5, r6, lsr #31 │ │ │ │ andeq r5, r5, ip, lsr #31 │ │ │ │ - andeq r5, r5, lr, ror pc │ │ │ │ - andeq r5, r5, sl, lsr #31 │ │ │ │ - @ instruction: 0x00055fb0 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fece54b0 <__bss_end__@@Base+0xfe9dfcfc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldrdlt r0, [r5], r8 │ │ │ │ bmi c1fb10 <__bss_end__@@Base+0x91a35c> │ │ │ │ blmi c1fb3c <__bss_end__@@Base+0x91a388> │ │ │ │ ldrbtmi r2, [sl], #-1037 @ 0xfffffbf3 │ │ │ │ @@ -384876,16 +384876,16 @@ │ │ │ │ stmdavs r3, {r4, r6, r7, r8, ip, lr, pc} │ │ │ │ @ instruction: 0x4798695b │ │ │ │ @ instruction: 0xf687e7cc │ │ │ │ svclt 0x0000e96a │ │ │ │ @ instruction: 0x0011bdde │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq fp, r1, r4, lsr #27 │ │ │ │ - andeq r5, r5, sl, lsr #30 │ │ │ │ - andeq r5, r5, sl, lsr pc │ │ │ │ + andeq r5, r5, r6, lsr #30 │ │ │ │ + andeq r5, r5, r6, lsr pc │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ addlt r4, r8, r8, asr sp │ │ │ │ movwcs r4, #3160 @ 0xc58 │ │ │ │ addsmi r4, sl, #2097152000 @ 0x7d000000 │ │ │ │ @@ -384974,17 +384974,17 @@ │ │ │ │ ldrbtmi r4, [sl], #-2570 @ 0xfffff5f6 │ │ │ │ @ instruction: 0xf687e77c │ │ │ │ strcs lr, [r1], -r8, lsr #17 │ │ │ │ svclt 0x0000e7d3 │ │ │ │ andseq fp, r1, r0, lsl sp │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r9, r1, r6, ror #9 │ │ │ │ - strdeq r5, [r5], -ip │ │ │ │ + strdeq r5, [r5], -r8 │ │ │ │ andseq fp, r1, sl, lsl #24 │ │ │ │ - @ instruction: 0x00055dbe │ │ │ │ + @ instruction: 0x00055dba │ │ │ │ @ instruction: 0xfffff405 │ │ │ │ @ instruction: 0xfffff3f7 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ svclt 0x00182a00 │ │ │ │ @@ -385116,20 +385116,20 @@ │ │ │ │ ldcllt 0, cr3, [r0, #-368]! @ 0xfffffe90 │ │ │ │ strmi r4, [r3], -r5, lsl #20 │ │ │ │ andcs r6, r4, lr, lsr #28 │ │ │ │ ldrbtmi r6, [sl], #-3753 @ 0xfffff157 │ │ │ │ strcc pc, [r0], #1092 @ 0x444 │ │ │ │ @ instruction: 0x462047b0 │ │ │ │ svclt 0x0000bd70 │ │ │ │ - andeq r5, r5, lr, ror fp │ │ │ │ + andeq r5, r5, sl, ror fp │ │ │ │ @ instruction: 0x3015e9d0 │ │ │ │ tstlt r0, fp │ │ │ │ stmdami r1, {r4, r5, r6, r8, r9, sl, lr} │ │ │ │ @ instruction: 0x47704478 │ │ │ │ - andeq r7, r4, ip, asr pc │ │ │ │ + andeq r7, r4, r8, asr pc │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ bl fece5950 <__bss_end__@@Base+0xfe9e019c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ addlt r0, r5, r8, ror #31 │ │ │ │ ldrdgt pc, [r4], #-143 @ 0xffffff71 │ │ │ │ stmdavs r0, {r0, r1, r3, r9, sl, lr} │ │ │ │ bge 1dfb54 │ │ │ │ @@ -385191,15 +385191,15 @@ │ │ │ │ rscvs r5, r3, r3, ror r5 │ │ │ │ @ instruction: 0xf8c86022 │ │ │ │ ldmfd sp!, {lr} │ │ │ │ @ instruction: 0x462081f0 │ │ │ │ stmia r6!, {r0, r1, r2, r7, r9, sl, ip, sp, lr, pc} │ │ │ │ andcc pc, r0, pc, asr #8 │ │ │ │ svclt 0x0000e7f7 │ │ │ │ - andeq fp, r4, r8, lsl #9 │ │ │ │ + andeq fp, r4, r4, lsl #9 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fece5a68 <__bss_end__@@Base+0xfe9e02b4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdbcs r0, {r3, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ svclt 0x001c4617 │ │ │ │ strmi r4, [lr], -r5, lsl #12 │ │ │ │ @@ -385212,15 +385212,15 @@ │ │ │ │ mrc2 7, 7, pc, cr2, cr14, {7} │ │ │ │ movwcs fp, #6432 @ 0x1920 │ │ │ │ eorvs r6, r3, ip, lsr r0 │ │ │ │ ldcllt 0, cr6, [r8, #908]! @ 0x38c │ │ │ │ @ instruction: 0xf6874620 │ │ │ │ vst2.16 {d30-d31}, [pc :256], ip │ │ │ │ ldcllt 0, cr3, [r8] │ │ │ │ - andeq fp, r4, lr, lsl r4 │ │ │ │ + andeq fp, r4, sl, lsl r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fece5abc <__bss_end__@@Base+0xfe9e0308> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 892864 <__bss_end__@@Base+0x58d0b0> │ │ │ │ blmi 8baad4 <__bss_end__@@Base+0x5b5320> │ │ │ │ ldrbtmi r4, [sl], #-1549 @ 0xfffff9f3 │ │ │ │ stmiavs r2, {r0, r1, r4, r6, r7, fp, ip, lr}^ │ │ │ │ @@ -385677,15 +385677,15 @@ │ │ │ │ stmvs r5, {r2, r4, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xe7bc461f │ │ │ │ @ instruction: 0xe7f44610 │ │ │ │ bl b4ca00 <__bss_end__@@Base+0x84724c> │ │ │ │ andseq fp, r1, r8, ror #2 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq fp, r1, r8, lsl r1 │ │ │ │ - ldrdeq sl, [r4], -sl @ │ │ │ │ + ldrdeq sl, [r4], -r6 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c0f8cc │ │ │ │ ldrmi fp, [r4], -r7, lsl #1 │ │ │ │ ldrmi r4, [pc], -r8, asr #20 │ │ │ │ strcs r4, [r0, #-2888] @ 0xfffff4b8 │ │ │ │ @@ -385759,15 +385759,15 @@ │ │ │ │ strb r9, [r7, r1, lsl #22] │ │ │ │ b fe34cb40 <__bss_end__@@Base+0xfe04738c> │ │ │ │ @ instruction: 0xf6864620 │ │ │ │ @ instruction: 0xe79fec3a │ │ │ │ andseq fp, r1, ip, lsl #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq sl, r1, lr, lsr #31 │ │ │ │ - muleq r4, r4, fp │ │ │ │ + muleq r4, r0, fp │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c0f8cc │ │ │ │ ldrmi fp, [r2], r7, lsl #1 │ │ │ │ @ instruction: 0x469b4a53 │ │ │ │ ldrbtmi r4, [sl], #-2899 @ 0xfffff4ad │ │ │ │ @@ -385852,15 +385852,15 @@ │ │ │ │ ldrb sp, [r0, r0, asr #1]! │ │ │ │ stmib ip, {r1, r2, r7, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf6864638 │ │ │ │ str lr, [r2, r0, lsl #23] │ │ │ │ andseq sl, r1, r6, asr #30 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq sl, r1, ip, asr lr │ │ │ │ - andeq sl, r4, r2, asr #20 │ │ │ │ + andeq sl, r4, lr, lsr sl │ │ │ │ stmdavs r3, {r1, r6, r7, fp, sp, lr}^ │ │ │ │ stmvs r1, {r1, r3, r4, r7, r8, fp, ip, sp, pc} │ │ │ │ sbcpl pc, r5, r9, asr #12 │ │ │ │ andsne pc, ip, r8, asr #5 │ │ │ │ vrhadd.s8 d27, d16, d25 │ │ │ │ @ instruction: 0xf2c01c93 │ │ │ │ ldrmi r1, [r9], #-3072 @ 0xfffff400 │ │ │ │ @@ -386791,15 +386791,15 @@ │ │ │ │ @ instruction: 0xe7c4fb35 │ │ │ │ blx e4e142 <__bss_end__@@Base+0xb4898e> │ │ │ │ @ instruction: 0xf7fee7db │ │ │ │ strb pc, [r5, pc, lsr #22]! @ │ │ │ │ b 1dcdb68 <__bss_end__@@Base+0x1ac83b4> │ │ │ │ @ instruction: 0x00119ff6 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - muleq r4, r0, pc @ │ │ │ │ + andeq r1, r4, ip, lsl #31 │ │ │ │ andseq r9, r1, lr, asr #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fece736c <__bss_end__@@Base+0xfe9e1bb8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strdcs r0, [r8], #-248 @ 0xffffff08 │ │ │ │ ldcl 6, cr15, [r4, #-532] @ 0xfffffdec │ │ │ │ blmi 27c5fc │ │ │ │ @@ -390566,15 +390566,15 @@ │ │ │ │ mvnsle r2, sl, lsl #20 │ │ │ │ andcc r6, r1, #5898240 @ 0x5a0000 │ │ │ │ andcs r6, r0, sl, asr r0 │ │ │ │ ldrbmi r6, [r0, -fp]! │ │ │ │ andcs r4, r0, r2, lsl #22 │ │ │ │ andvs r4, fp, fp, ror r4 │ │ │ │ svclt 0x00004770 │ │ │ │ - andeq r0, r5, r4, ror r6 │ │ │ │ + andeq r0, r5, r0, ror r6 │ │ │ │ ldmdblt r3, {r0, r1, r6, r7, r8, fp, sp, lr} │ │ │ │ bvs fe88bc80 <__bss_end__@@Base+0xfe5864cc> │ │ │ │ ldmdbvs sl, {r0, r1, r3, r5, r8, ip, sp, pc}^ │ │ │ │ mvnsle r2, r1, lsl #20 │ │ │ │ andcc r6, r1, #5898240 @ 0x5a0000 │ │ │ │ andcs r6, r0, sl, asr r0 │ │ │ │ ldrbmi r6, [r0, -fp]! │ │ │ │ @@ -390845,15 +390845,15 @@ │ │ │ │ andsvs r3, sl, r1, lsl #20 │ │ │ │ mvnle r2, r0, lsl #20 │ │ │ │ @ instruction: 0xf7fa4618 │ │ │ │ ldrb pc, [pc, r3, lsl #23] @ │ │ │ │ b ff2d1ab0 <__bss_end__@@Base+0xfefcc2fc> │ │ │ │ andseq r6, r1, r6, asr r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r5, sl, ror r2 │ │ │ │ + andeq r0, r5, r6, ror r2 │ │ │ │ andseq r6, r1, r4, lsr r0 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl feceb2c4 <__bss_end__@@Base+0xfe9e5b10> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strmi r0, [ip], -r0, ror #31 │ │ │ │ @ instruction: 0x46254b1a │ │ │ │ @ instruction: 0x46074c1a │ │ │ │ @@ -390880,15 +390880,15 @@ │ │ │ │ andsvs r3, sl, r1, lsl #20 │ │ │ │ mvnle r2, r0, lsl #20 │ │ │ │ @ instruction: 0xf7fa4618 │ │ │ │ @ instruction: 0xe7dffb3d │ │ │ │ b 2151b3c <__bss_end__@@Base+0x1e4c388> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r5, r1, sl, asr #31 │ │ │ │ - andeq r0, r5, r2, lsl #4 │ │ │ │ + strdeq r0, [r5], -lr │ │ │ │ andseq r5, r1, r8, lsr #31 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl feceb350 <__bss_end__@@Base+0xfe9e5b9c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strmi r0, [ip], -r0, ror #31 │ │ │ │ @ instruction: 0x46254b1a │ │ │ │ @ instruction: 0x46074c1a │ │ │ │ @@ -390915,15 +390915,15 @@ │ │ │ │ andsvs r3, sl, r1, lsl #20 │ │ │ │ mvnle r2, r0, lsl #20 │ │ │ │ @ instruction: 0xf7fa4618 │ │ │ │ @ instruction: 0xe7dffaf7 │ │ │ │ b fd1bc8 <__bss_end__@@Base+0xccc414> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r5, r1, lr, lsr pc │ │ │ │ - andeq r0, r5, r2, lsl #3 │ │ │ │ + andeq r0, r5, lr, ror r1 │ │ │ │ andseq r5, r1, ip, lsl pc │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl feceb3dc <__bss_end__@@Base+0xfe9e5c28> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strmi r0, [ip], -r0, ror #31 │ │ │ │ @ instruction: 0x46254b1a │ │ │ │ @ instruction: 0x46074c1a │ │ │ │ @@ -390950,15 +390950,15 @@ │ │ │ │ andsvs r3, sl, r1, lsl #20 │ │ │ │ mvnle r2, r0, lsl #20 │ │ │ │ @ instruction: 0xf7fa4618 │ │ │ │ @ instruction: 0xe7dffab1 │ │ │ │ ldmib r2!, {r0, r7, r9, sl, ip, sp, lr, pc}^ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x00115eb2 │ │ │ │ - andeq r0, r5, r6, lsl #2 │ │ │ │ + andeq r0, r5, r2, lsl #2 │ │ │ │ mulseq r1, r0, lr │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ ldrmi r4, [r5], -r7, lsl #12 │ │ │ │ bmi ae5ab8 <__bss_end__@@Base+0x7e0304> │ │ │ │ @@ -391223,28 +391223,28 @@ │ │ │ │ @ instruction: 0xe7e7f895 │ │ │ │ @ instruction: 0xf892f7fa │ │ │ │ @ instruction: 0xf7fae7ee │ │ │ │ ldrb pc, [r1, pc, lsl #17]! @ │ │ │ │ svc 0x00d0f680 │ │ │ │ @ instruction: 0x00115cb6 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andeq pc, r4, r0, lsl pc @ │ │ │ │ + andeq pc, r4, ip, lsl #30 │ │ │ │ mulseq r1, r2, ip │ │ │ │ andeq fp, r3, r2 │ │ │ │ - andeq pc, r4, r8, ror #21 │ │ │ │ - andeq r9, r4, r4, ror #3 │ │ │ │ - andeq r3, r4, r2, lsl #25 │ │ │ │ - andeq r1, r4, ip, lsr r0 │ │ │ │ - ldrdeq r9, [r4], -r6 │ │ │ │ - andeq pc, r4, r8, lsr #28 │ │ │ │ - @ instruction: 0x000491bc │ │ │ │ - andeq pc, r4, r0, lsl lr @ │ │ │ │ - andeq r9, r4, r4, ror r1 │ │ │ │ - andeq pc, r4, r4, lsl #28 │ │ │ │ - andeq r9, r4, sl, lsl #3 │ │ │ │ + andeq pc, r4, r4, ror #21 │ │ │ │ + andeq r9, r4, r0, ror #3 │ │ │ │ + andeq r3, r4, lr, ror ip │ │ │ │ + andeq r1, r4, r8, lsr r0 │ │ │ │ + ldrdeq r9, [r4], -r2 │ │ │ │ + andeq pc, r4, r4, lsr #28 │ │ │ │ + @ instruction: 0x000491b8 │ │ │ │ + andeq pc, r4, ip, lsl #28 │ │ │ │ + andeq r9, r4, r0, ror r1 │ │ │ │ + andeq pc, r4, r0, lsl #28 │ │ │ │ + andeq r9, r4, r6, lsl #3 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl feceb8dc <__bss_end__@@Base+0xfe9e6128> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strmi r0, [r5], -r8, ror #31 │ │ │ │ @ instruction: 0x460e20b8 │ │ │ │ @ instruction: 0xf6814617 │ │ │ │ lsllt lr, sl @ │ │ │ │ @@ -392750,15 +392750,15 @@ │ │ │ │ ldclt 0, cr11, [r0, #-12]! │ │ │ │ andcc pc, r0, pc, asr #8 │ │ │ │ @ instruction: 0xf67fe7f0 │ │ │ │ svclt 0x0000ebe6 │ │ │ │ mulseq r1, sl, r2 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r1, r1, r6, asr #24 │ │ │ │ - andeq r3, r4, r6, ror lr │ │ │ │ + andeq r3, r4, r2, ror lr │ │ │ │ andseq r4, r1, r4, asr r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl feced088 <__bss_end__@@Base+0xfe9e78d4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0ff0 │ │ │ │ @ instruction: 0x4604c054 │ │ │ │ addlt r4, r2, r4, lsl fp │ │ │ │ @@ -392779,15 +392779,15 @@ │ │ │ │ blls 1eff3c │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SP_irq │ │ │ │ ldclt 0, cr11, [r0, #-8] │ │ │ │ bl febd38e0 <__bss_end__@@Base+0xfe8ce12c> │ │ │ │ andseq r4, r1, r8, lsl #4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andeq r3, r4, r0, lsl #28 │ │ │ │ + strdeq r3, [r4], -ip │ │ │ │ @ instruction: 0x001141d4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl feced0fc <__bss_end__@@Base+0xfe9e7948> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff8 │ │ │ │ tstlt r8, r0, asr #22 │ │ │ │ blcc 1eff18 │ │ │ │ @@ -392911,21 +392911,21 @@ │ │ │ │ strmi r4, [r2], -ip, lsl #18 │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ b 1853ae8 <__bss_end__@@Base+0x154e334> │ │ │ │ @ instruction: 0xd1b62800 │ │ │ │ vmvn.i32 d22, #48127 @ 0x0000bbff │ │ │ │ eorsvc r1, r3, r0, asr #7 │ │ │ │ svclt 0x0000e7b1 │ │ │ │ - andeq lr, r4, r4, lsl #7 │ │ │ │ + andeq lr, r4, r0, lsl #7 │ │ │ │ ldrdeq r6, [r3], -r4 │ │ │ │ ldrdeq r6, [r3], -sl │ │ │ │ - andeq lr, r4, ip, lsr #6 │ │ │ │ + andeq lr, r4, r8, lsr #6 │ │ │ │ ldrdeq r6, [r3], -r6 @ │ │ │ │ - andeq lr, r4, ip, ror #5 │ │ │ │ - andeq lr, r4, sl, asr #5 │ │ │ │ + andeq lr, r4, r8, ror #5 │ │ │ │ + andeq lr, r4, r6, asr #5 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b8f8cc │ │ │ │ ldmib sp, {r0, r3, r7, ip, sp, pc}^ │ │ │ │ stmib sp, {r0, r1, r4, r8, sl, sp, lr}^ │ │ │ │ ldcls 3, cr2, [r2], {1} │ │ │ │ @@ -393139,21 +393139,21 @@ │ │ │ │ ldmdavs r3!, {r2, r5, r7, r8, ip, lr, pc} │ │ │ │ orreq pc, r0, #67 @ 0x43 │ │ │ │ stmdavc r3!, {r0, r1, r4, r5, sp, lr} │ │ │ │ ldmdavs r3!, {r1, r2, r3, r4, r5, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ stmdavc r3!, {r0, r1, r4, r5, sp, lr} │ │ │ │ svclt 0x0000e778 │ │ │ │ - andeq lr, r4, lr, ror r0 │ │ │ │ - andeq lr, r4, r0, ror r0 │ │ │ │ - andeq lr, r4, lr, asr r0 │ │ │ │ + andeq lr, r4, sl, ror r0 │ │ │ │ + andeq lr, r4, ip, rrx │ │ │ │ + andeq lr, r4, sl, asr r0 │ │ │ │ andeq r6, r3, sl, asr #21 │ │ │ │ ldrdeq r6, [r3], -sl │ │ │ │ andeq r6, r3, r8, lsl fp │ │ │ │ - muleq r4, ip, pc @ │ │ │ │ + muleq r4, r8, pc @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl feced6b0 <__bss_end__@@Base+0xfe9e7efc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff8 │ │ │ │ blx d24be │ │ │ │ pop {r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf67f4010 │ │ │ │ @@ -393445,21 +393445,21 @@ │ │ │ │ strmi r4, [r2], -ip, lsl #18 │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ mcr 6, 1, pc, cr14, cr14, {3} @ │ │ │ │ @ instruction: 0xd1b62800 │ │ │ │ vmvn.i32 q11, #48127 @ 0x0000bbff │ │ │ │ eorsvc r1, r3, r0, asr #7 │ │ │ │ svclt 0x0000e7b1 │ │ │ │ - andeq sp, r4, ip, lsr #22 │ │ │ │ + andeq sp, r4, r8, lsr #22 │ │ │ │ andeq r6, r3, ip, ror r5 │ │ │ │ andeq r6, r3, r2, lsl #11 │ │ │ │ - ldrdeq sp, [r4], -r4 │ │ │ │ + ldrdeq sp, [r4], -r0 │ │ │ │ andeq r6, r3, lr, ror r5 │ │ │ │ - muleq r4, r4, sl │ │ │ │ - andeq sp, r4, r2, ror sl │ │ │ │ + muleq r4, r0, sl │ │ │ │ + andeq sp, r4, lr, ror #20 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ movtvs r9, #19465 @ 0x4c09 │ │ │ │ orrvs r9, r4, #2560 @ 0xa00 │ │ │ │ mlasls r8, sp, r8, pc @ │ │ │ │ bicvs r9, r4, #2816 @ 0xb00 │ │ │ │ strvs r9, [r4], #-3084 @ 0xfffff3f4 │ │ │ │ cdpls 13, 0, cr9, cr8, cr7, {0} │ │ │ │ @@ -394074,27 +394074,27 @@ │ │ │ │ mrrc2 0, 0, pc, ip, cr4 @ │ │ │ │ pop {r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf67e4010 │ │ │ │ svclt 0x0000bb3f │ │ │ │ stmdbmi r2, {r0, r1, r3, r9, sl, lr} │ │ │ │ ldrbtmi r2, [r9], #-518 @ 0xfffffdfa │ │ │ │ stcllt 0, cr15, [r2], #-16 │ │ │ │ - andeq r6, r4, r6, lsl #8 │ │ │ │ + andeq r6, r4, r2, lsl #8 │ │ │ │ stmdbmi r2, {r0, r1, r3, r9, sl, lr} │ │ │ │ ldrbtmi r2, [r9], #-518 @ 0xfffffdfa │ │ │ │ stclt 0, cr15, [lr], #16 │ │ │ │ - strdeq r6, [r4], -r6 @ │ │ │ │ + strdeq r6, [r4], -r2 │ │ │ │ stmdbmi r2, {r0, r1, r3, r9, sl, lr} │ │ │ │ ldrbtmi r2, [r9], #-520 @ 0xfffffdf8 │ │ │ │ stclt 0, cr15, [r6, #-16]! │ │ │ │ - andeq sp, r4, sl, ror r0 │ │ │ │ + andeq sp, r4, r6, ror r0 │ │ │ │ stmdbmi r2, {r0, r1, r3, r9, sl, lr} │ │ │ │ ldrbtmi r2, [r9], #-520 @ 0xfffffdf8 │ │ │ │ stclt 0, cr15, [r0, #16]! │ │ │ │ - andeq sp, r4, sl, rrx │ │ │ │ + andeq sp, r4, r6, rrx │ │ │ │ ldclt 0, cr15, [r6], #-16 │ │ │ │ bvs ff1e8b90 <__bss_end__@@Base+0xfeee33dc> │ │ │ │ @ instruction: 0xf8d16803 │ │ │ │ @ instruction: 0xf8d310d0 │ │ │ │ svcvs 0x004930b0 │ │ │ │ svclt 0x00004718 │ │ │ │ bvs ff1e8ba4 <__bss_end__@@Base+0xfeee33f0> │ │ │ │ @@ -394319,19 +394319,19 @@ │ │ │ │ @ instruction: 0xf8d16803 │ │ │ │ @ instruction: 0xf8d310d0 │ │ │ │ blvs fe3e39c0 <__bss_end__@@Base+0xfe0de20c> │ │ │ │ svclt 0x00004718 │ │ │ │ stmdbmi r2, {r0, r1, r3, r9, sl, lr} │ │ │ │ ldrbtmi r2, [r9], #-520 @ 0xfffffdf8 │ │ │ │ bllt 14d3710 <__bss_end__@@Base+0x11cdf5c> │ │ │ │ - andeq ip, r4, r6, asr #25 │ │ │ │ + andeq ip, r4, r2, asr #25 │ │ │ │ stmdbmi r2, {r0, r1, r3, r9, sl, lr} │ │ │ │ ldrbtmi r2, [r9], #-520 @ 0xfffffdf8 │ │ │ │ bllt ff353720 <__bss_end__@@Base+0xff04df6c> │ │ │ │ - @ instruction: 0x0004ccb6 │ │ │ │ + @ instruction: 0x0004ccb2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fecee91c <__bss_end__@@Base+0xfe9e9168> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ addlt r0, r4, r8, ror #31 │ │ │ │ ldmdami r2, {r0, r9, sl, lr} │ │ │ │ bmi 62032c <__bss_end__@@Base+0x31ab78> │ │ │ │ streq pc, [fp], #-269 @ 0xfffffef3 │ │ │ │ @@ -394686,19 +394686,19 @@ │ │ │ │ @ instruction: 0xf8d16803 │ │ │ │ @ instruction: 0xf8d310d0 │ │ │ │ svcvs 0x00c930b4 │ │ │ │ svclt 0x00004718 │ │ │ │ stmdbmi r2, {r0, r1, r3, r9, sl, lr} │ │ │ │ ldrbtmi r2, [r9], #-520 @ 0xfffffdf8 │ │ │ │ stmdalt lr!, {r2, ip, sp, lr, pc}^ │ │ │ │ - andeq ip, r4, sl, lsl #14 │ │ │ │ + andeq ip, r4, r6, lsl #14 │ │ │ │ stmdbmi r2, {r0, r1, r3, r9, sl, lr} │ │ │ │ ldrbtmi r2, [r9], #-520 @ 0xfffffdf8 │ │ │ │ stmialt r8!, {r2, ip, sp, lr, pc}^ │ │ │ │ - strdeq ip, [r4], -sl │ │ │ │ + strdeq ip, [r4], -r6 │ │ │ │ andvs r6, fp, r3, asr #28 │ │ │ │ ldmdavs sl, {r0, r1, r4, r8, ip, sp, pc}^ │ │ │ │ subsvs r3, sl, r1, lsl #4 │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ andcs r4, r0, r3, lsl #12 │ │ │ │ @ instruction: 0x47706659 │ │ │ │ ldmdavs r1, {r1, r4, r8, ip, sp, pc} │ │ │ │ @@ -394766,35 +394766,35 @@ │ │ │ │ andcs r4, r5, #98304 @ 0x18000 │ │ │ │ ldrbtmi r4, [r9], #-1571 @ 0xfffff9dd │ │ │ │ @ instruction: 0xf8bcf004 │ │ │ │ stmdavs r3!, {r3, r5, r8, fp, ip, sp, pc} │ │ │ │ svclt 0x00043301 │ │ │ │ orrsvc pc, r6, #1325400064 @ 0x4f000000 │ │ │ │ ldclt 0, cr6, [r0, #-140] @ 0xffffff74 │ │ │ │ - andeq r8, r4, r2, asr r0 │ │ │ │ + andeq r8, r4, lr, asr #32 │ │ │ │ stmdbmi r2, {r0, r1, r3, r9, sl, lr} │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ stmdblt lr!, {r2, ip, sp, lr, pc} │ │ │ │ - andeq r8, r4, r2, lsr r0 │ │ │ │ + andeq r8, r4, lr, lsr #32 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fecef018 <__bss_end__@@Base+0xfe9e9864> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x460c0ff8 │ │ │ │ andcs r4, r6, #98304 @ 0x18000 │ │ │ │ ldrbtmi r4, [r9], #-1571 @ 0xfffff9dd │ │ │ │ @ instruction: 0xf89cf004 │ │ │ │ stmdavs r3!, {r5, r8, fp, ip, sp, pc} │ │ │ │ svclt 0x00043301 │ │ │ │ mlavs r3, r6, r3, r2 │ │ │ │ svclt 0x0000bd10 │ │ │ │ - andeq r8, r4, r6, lsl #4 │ │ │ │ + andeq r8, r4, r2, lsl #4 │ │ │ │ stmdbmi r2, {r0, r1, r3, r9, sl, lr} │ │ │ │ ldrbtmi r2, [r9], #-518 @ 0xfffffdfa │ │ │ │ stmdblt lr, {r2, ip, sp, lr, pc} │ │ │ │ - andeq r8, r4, r6, ror #3 │ │ │ │ + andeq r8, r4, r2, ror #3 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e8f8cc │ │ │ │ andscs r4, r4, r6, lsl #12 │ │ │ │ @ instruction: 0x460d461f │ │ │ │ @ instruction: 0xf67d4690 │ │ │ │ @@ -396609,15 +396609,15 @@ │ │ │ │ ldrsbcs pc, [r4], #133 @ 0x85 @ │ │ │ │ svcvc 0x00f4f5b4 │ │ │ │ ldrmi sp, [r0], -pc, ror #3 │ │ │ │ svc 0x0072f67b │ │ │ │ @ instruction: 0xf8c52300 │ │ │ │ @ instruction: 0x463030d4 │ │ │ │ svclt 0x0000bd70 │ │ │ │ - andeq sl, r4, r2, lsr #10 │ │ │ │ + andeq sl, r4, lr, lsl r5 │ │ │ │ ldrsbcs pc, [r0], #133 @ 0x85 @ │ │ │ │ @ instruction: 0xf8df2105 │ │ │ │ andcc r0, r4, #160, 28 @ 0xa00 │ │ │ │ @ instruction: 0xf7f44478 │ │ │ │ strmi pc, [r6], -r1, asr #29 │ │ │ │ lslsle r2, r0, #16 │ │ │ │ ldrsbcs pc, [r0], #133 @ 0x85 @ │ │ │ │ @@ -397548,158 +397548,158 @@ │ │ │ │ @ instruction: 0xf8d5a876 │ │ │ │ ldrdcs r2, [r2, -r4] │ │ │ │ sbccc r4, r4, #9633792 @ 0x930000 │ │ │ │ @ instruction: 0xf7f34478 │ │ │ │ @ instruction: 0x4606ff7b │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ tst pc, sl, ror #16 │ │ │ │ - andeq r0, r4, ip, lsl sl │ │ │ │ + andeq r0, r4, r8, lsl sl │ │ │ │ andeq r3, r3, r4, lsl r6 │ │ │ │ andeq r1, r3, r4, lsr pc │ │ │ │ - andeq r3, r4, r4, asr fp │ │ │ │ - andeq r0, r4, r4, asr #13 │ │ │ │ - strdeq fp, [r4], -r8 │ │ │ │ + andeq r3, r4, r0, asr fp │ │ │ │ + andeq r0, r4, r0, asr #13 │ │ │ │ + strdeq fp, [r4], -r4 │ │ │ │ andeq r3, r3, sl, lsr #11 │ │ │ │ - andeq fp, r4, r4, lsl #20 │ │ │ │ + andeq fp, r4, r0, lsl #20 │ │ │ │ andeq r3, r3, r2, ror #10 │ │ │ │ andeq r1, r3, r4, asr pc │ │ │ │ andeq r3, r3, r2, lsr #10 │ │ │ │ andeq r3, r3, r0, lsr r5 │ │ │ │ - ldrdeq pc, [r3], -r2 │ │ │ │ - andeq ip, r3, r0, ror #13 │ │ │ │ - muleq r3, sl, pc @ │ │ │ │ - andeq r3, r4, r0, lsl ip │ │ │ │ - andeq ip, r4, sl, asr #16 │ │ │ │ + andeq pc, r3, lr, asr #17 │ │ │ │ + ldrdeq ip, [r3], -ip @ │ │ │ │ + muleq r3, r6, pc @ │ │ │ │ + andeq r3, r4, ip, lsl #24 │ │ │ │ + andeq ip, r4, r6, asr #16 │ │ │ │ andeq r3, r3, ip, lsr #30 │ │ │ │ - andeq sl, r4, sl, lsr #14 │ │ │ │ - @ instruction: 0x00043ab0 │ │ │ │ - andeq r3, r4, r2, ror r9 │ │ │ │ - andeq ip, r4, r0, lsl #5 │ │ │ │ - andeq sl, r4, lr, asr sl │ │ │ │ - muleq r3, r0, r1 │ │ │ │ - muleq r4, r6, r6 │ │ │ │ + andeq sl, r4, r6, lsr #14 │ │ │ │ + andeq r3, r4, ip, lsr #21 │ │ │ │ + andeq r3, r4, lr, ror #18 │ │ │ │ + andeq ip, r4, ip, ror r2 │ │ │ │ + andeq sl, r4, sl, asr sl │ │ │ │ + andeq pc, r3, ip, lsl #3 │ │ │ │ + muleq r4, r2, r6 │ │ │ │ andeq r3, r3, r4, ror #17 │ │ │ │ ldrdeq r3, [r3], -r2 │ │ │ │ andeq r3, r3, ip, asr #17 │ │ │ │ - andeq sl, r4, lr, lsr r6 │ │ │ │ + andeq sl, r4, sl, lsr r6 │ │ │ │ andeq r2, r3, ip, asr #32 │ │ │ │ - andeq ip, r4, r6, ror r7 │ │ │ │ + andeq ip, r4, r2, ror r7 │ │ │ │ andeq r3, r3, r0, ror #19 │ │ │ │ andeq r3, r3, lr, ror #6 │ │ │ │ andeq r3, r3, ip, asr r3 │ │ │ │ - andeq ip, r3, r6, ror #10 │ │ │ │ + andeq ip, r3, r2, ror #10 │ │ │ │ andeq r3, r3, r8, ror #9 │ │ │ │ - andeq sl, r4, sl, ror r5 │ │ │ │ - andeq sl, r4, ip, ror #10 │ │ │ │ + andeq sl, r4, r6, ror r5 │ │ │ │ + andeq sl, r4, r8, ror #10 │ │ │ │ andeq r3, r3, sl, ror #15 │ │ │ │ andeq r3, r3, r0, lsl #14 │ │ │ │ - andeq r5, r4, sl, asr pc │ │ │ │ + andeq r5, r4, r6, asr pc │ │ │ │ andeq r3, r3, r0, asr #11 │ │ │ │ @ instruction: 0x00033cba │ │ │ │ - andeq r5, r4, r4, ror #29 │ │ │ │ + andeq r5, r4, r0, ror #29 │ │ │ │ andeq r3, r3, sl, lsr #13 │ │ │ │ andeq r3, r3, ip, lsr #3 │ │ │ │ andeq r3, r3, r6, lsr #3 │ │ │ │ andeq r3, r3, r8, ror #15 │ │ │ │ - andeq pc, r3, sl, lsl r1 @ │ │ │ │ + andeq pc, r3, r6, lsl r1 @ │ │ │ │ andeq r3, r3, r0, asr #3 │ │ │ │ - andeq pc, r3, r6, asr pc @ │ │ │ │ - andeq r6, r4, r0, lsr r0 │ │ │ │ + andeq pc, r3, r2, asr pc @ │ │ │ │ + andeq r6, r4, ip, lsr #32 │ │ │ │ strdeq r3, [r3], -sl │ │ │ │ - andeq pc, r3, r8, lsr #15 │ │ │ │ + andeq pc, r3, r4, lsr #15 │ │ │ │ andeq r3, r3, r6, ror ip │ │ │ │ andeq r3, r3, ip, asr #24 │ │ │ │ andeq r3, r3, r6, asr #25 │ │ │ │ andeq r3, r3, r4, lsl #25 │ │ │ │ andeq r3, r3, r6, asr ip │ │ │ │ andeq r3, r3, r4, ror sp │ │ │ │ andeq r3, r3, sl, lsr #26 │ │ │ │ andeq r3, r3, r8, lsl sp │ │ │ │ andeq r3, r3, r6, lsl #26 │ │ │ │ andeq r5, r3, r6, ror r5 │ │ │ │ andeq r3, r3, lr, lsl #11 │ │ │ │ andeq r3, r3, sl, ror #10 │ │ │ │ andeq r3, r3, r2, ror #9 │ │ │ │ + andeq sl, r4, r6, lsl r2 │ │ │ │ + andeq sl, r4, r2, asr #4 │ │ │ │ + andeq sl, r4, sl, lsr #4 │ │ │ │ andeq sl, r4, sl, lsl r2 │ │ │ │ - andeq sl, r4, r6, asr #4 │ │ │ │ - andeq sl, r4, lr, lsr #4 │ │ │ │ - andeq sl, r4, lr, lsl r2 │ │ │ │ - andeq r3, r4, lr, ror #8 │ │ │ │ - andeq fp, r3, r6, lsl r8 │ │ │ │ - andeq fp, r3, r6, lsl #16 │ │ │ │ - strdeq r3, [r4], -sl │ │ │ │ - andeq ip, r3, lr, ror #25 │ │ │ │ - andeq sl, r4, r2, lsl #3 │ │ │ │ - muleq r4, lr, r3 │ │ │ │ - andeq r3, r4, lr, lsl #7 │ │ │ │ - strdeq r3, [r4], -sl │ │ │ │ - strdeq r3, [r4], -r2 │ │ │ │ - andeq r3, r4, r6, ror #7 │ │ │ │ - ldrdeq fp, [r3], -lr │ │ │ │ - andeq r3, r4, sl, lsl r1 │ │ │ │ - andeq lr, r3, lr, lsl #17 │ │ │ │ + andeq r3, r4, sl, ror #8 │ │ │ │ + andeq fp, r3, r2, lsl r8 │ │ │ │ + andeq fp, r3, r2, lsl #16 │ │ │ │ + strdeq r3, [r4], -r6 │ │ │ │ + andeq ip, r3, sl, ror #25 │ │ │ │ + andeq sl, r4, lr, ror r1 │ │ │ │ + muleq r4, sl, r3 │ │ │ │ + andeq r3, r4, sl, lsl #7 │ │ │ │ + strdeq r3, [r4], -r6 │ │ │ │ + andeq r3, r4, lr, ror #7 │ │ │ │ + andeq r3, r4, r2, ror #7 │ │ │ │ + ldrdeq fp, [r3], -sl │ │ │ │ + andeq r3, r4, r6, lsl r1 │ │ │ │ + andeq lr, r3, sl, lsl #17 │ │ │ │ andeq r3, r3, r2, lsr #17 │ │ │ │ - andeq sl, r4, r2, ror r0 │ │ │ │ - andeq sl, r4, r6, rrx │ │ │ │ + andeq sl, r4, lr, rrx │ │ │ │ + andeq sl, r4, r2, rrx │ │ │ │ andeq r1, r3, r2, lsl #25 │ │ │ │ andeq r2, r3, lr, lsr #30 │ │ │ │ muleq r3, r6, sl │ │ │ │ andeq r1, r3, r6, lsl #24 │ │ │ │ andeq r1, r3, r6, asr #20 │ │ │ │ - strdeq r5, [r4], -sl │ │ │ │ - @ instruction: 0x00049fb2 │ │ │ │ + strdeq r5, [r4], -r6 │ │ │ │ + andeq r9, r4, lr, lsr #31 │ │ │ │ muleq r3, ip, r6 │ │ │ │ - andeq r9, r4, sl, lsl #31 │ │ │ │ - andeq r9, r4, r8, ror pc │ │ │ │ - andeq r9, r4, r6, ror #30 │ │ │ │ - andeq r3, r4, r8, ror r2 │ │ │ │ - andeq r9, r4, sl, lsr pc │ │ │ │ - andeq r9, r4, r8, lsr #30 │ │ │ │ - andeq r9, r4, r6, lsl pc │ │ │ │ - andeq r9, r4, r8, lsr #11 │ │ │ │ - andeq r9, r4, sl, ror #29 │ │ │ │ - ldrdeq r9, [r4], -r8 │ │ │ │ - andeq r9, r4, sl, asr #29 │ │ │ │ - @ instruction: 0x00049eb4 │ │ │ │ - muleq r4, lr, lr │ │ │ │ - andeq r3, r4, r4, lsl #3 │ │ │ │ - andeq r9, r4, r6, ror lr │ │ │ │ - andeq r3, r4, r4, lsr #2 │ │ │ │ - andeq r9, r4, r6, asr #28 │ │ │ │ - andeq r9, r4, r4, lsr lr │ │ │ │ - andeq r9, r4, r2, lsr #28 │ │ │ │ - andeq r9, r4, r0, lsl lr │ │ │ │ + andeq r9, r4, r6, lsl #31 │ │ │ │ + andeq r9, r4, r4, ror pc │ │ │ │ + andeq r9, r4, r2, ror #30 │ │ │ │ + andeq r3, r4, r4, ror r2 │ │ │ │ + andeq r9, r4, r6, lsr pc │ │ │ │ + andeq r9, r4, r4, lsr #30 │ │ │ │ + andeq r9, r4, r2, lsl pc │ │ │ │ + andeq r9, r4, r4, lsr #11 │ │ │ │ + andeq r9, r4, r6, ror #29 │ │ │ │ + ldrdeq r9, [r4], -r4 │ │ │ │ + andeq r9, r4, r6, asr #29 │ │ │ │ + @ instruction: 0x00049eb0 │ │ │ │ + muleq r4, sl, lr │ │ │ │ + andeq r3, r4, r0, lsl #3 │ │ │ │ + andeq r9, r4, r2, ror lr │ │ │ │ + andeq r3, r4, r0, lsr #2 │ │ │ │ + andeq r9, r4, r2, asr #28 │ │ │ │ + andeq r9, r4, r0, lsr lr │ │ │ │ + andeq r9, r4, lr, lsl lr │ │ │ │ + andeq r9, r4, ip, lsl #28 │ │ │ │ strdeq r3, [r3], -sl │ │ │ │ - andeq r9, r4, r4, ror #27 │ │ │ │ - andeq r9, r4, lr, asr #27 │ │ │ │ + andeq r9, r4, r0, ror #27 │ │ │ │ + andeq r9, r4, sl, asr #27 │ │ │ │ andeq r3, r3, r0, asr r4 │ │ │ │ - andeq r9, r4, r6, lsr #27 │ │ │ │ - muleq r4, r8, sp │ │ │ │ - andeq r9, r4, r4, lsl #27 │ │ │ │ - andeq r9, r4, r0, ror sp │ │ │ │ - andeq r9, r4, r0, ror #26 │ │ │ │ - andeq r9, r4, ip, asr #26 │ │ │ │ - andeq ip, r4, r8, lsr r6 │ │ │ │ - andeq r9, r4, r4, lsr #26 │ │ │ │ - andeq r9, r4, r0, lsl sp │ │ │ │ + andeq r9, r4, r2, lsr #27 │ │ │ │ + muleq r4, r4, sp │ │ │ │ + andeq r9, r4, r0, lsl #27 │ │ │ │ + andeq r9, r4, ip, ror #26 │ │ │ │ + andeq r9, r4, ip, asr sp │ │ │ │ + andeq r9, r4, r8, asr #26 │ │ │ │ + andeq ip, r4, r4, lsr r6 │ │ │ │ + andeq r9, r4, r0, lsr #26 │ │ │ │ + andeq r9, r4, ip, lsl #26 │ │ │ │ + strdeq r9, [r4], -r8 │ │ │ │ + andeq r9, r4, r0, ror #31 │ │ │ │ + andeq r9, r4, ip, asr #25 │ │ │ │ + @ instruction: 0x00049cbc │ │ │ │ + @ instruction: 0x00049cb0 │ │ │ │ + andeq r9, r4, r4, lsr #25 │ │ │ │ + andeq r9, r4, r8, ror #23 │ │ │ │ + andeq r9, r4, ip, ror ip │ │ │ │ + andeq r9, r4, ip, ror #24 │ │ │ │ + andeq r9, r4, ip, asr ip │ │ │ │ + andeq r9, r4, ip, asr #24 │ │ │ │ + ldrdeq r0, [r4], -r8 │ │ │ │ + andeq r0, r4, r4, asr #29 │ │ │ │ + andeq r9, r4, r0, lsl ip │ │ │ │ strdeq r9, [r4], -ip │ │ │ │ - andeq r9, r4, r4, ror #31 │ │ │ │ - ldrdeq r9, [r4], -r0 │ │ │ │ - andeq r9, r4, r0, asr #25 │ │ │ │ - @ instruction: 0x00049cb4 │ │ │ │ - andeq r9, r4, r8, lsr #25 │ │ │ │ - andeq r9, r4, ip, ror #23 │ │ │ │ - andeq r9, r4, r0, lsl #25 │ │ │ │ - andeq r9, r4, r0, ror ip │ │ │ │ - andeq r9, r4, r0, ror #24 │ │ │ │ - andeq r9, r4, r0, asr ip │ │ │ │ - ldrdeq r0, [r4], -ip │ │ │ │ - andeq r0, r4, r8, asr #29 │ │ │ │ - andeq r9, r4, r4, lsl ip │ │ │ │ - andeq r9, r4, r0, lsl #24 │ │ │ │ ldrsbcs pc, [r4], #133 @ 0x85 @ │ │ │ │ @ instruction: 0xf8df2102 │ │ │ │ sbccc r0, r8, #136, 14 @ 0x2200000 │ │ │ │ @ instruction: 0xf7f34478 │ │ │ │ strmi pc, [r6], -sp, asr #28 │ │ │ │ @ instruction: 0xf47e2800 │ │ │ │ @ instruction: 0xf8d5af3c │ │ │ │ @@ -398176,86 +398176,86 @@ │ │ │ │ @ instruction: 0xf7f34478 │ │ │ │ @ instruction: 0x4606fa99 │ │ │ │ @ instruction: 0xf47e2800 │ │ │ │ ldrtmi sl, [r0], -r8, lsl #23 │ │ │ │ @ instruction: 0xf44fbd70 │ │ │ │ @ instruction: 0xf7fe3600 │ │ │ │ svclt 0x0000bb82 │ │ │ │ - andeq r9, r4, r8, lsr #19 │ │ │ │ - muleq r4, r2, r9 │ │ │ │ - @ instruction: 0x00042bb4 │ │ │ │ - andeq r9, r4, r2, ror #18 │ │ │ │ - andeq r9, r4, r0, asr r9 │ │ │ │ - andeq r9, r4, lr, lsr r9 │ │ │ │ - andeq r2, r4, r0, lsr #22 │ │ │ │ - @ instruction: 0x00048fbe │ │ │ │ - strdeq r9, [r4], -r4 │ │ │ │ - andeq r9, r4, r2, ror #17 │ │ │ │ - andeq r2, r4, r0, asr #21 │ │ │ │ - @ instruction: 0x000498b2 │ │ │ │ - muleq r4, ip, r8 │ │ │ │ - andeq r9, r4, sl, lsl #17 │ │ │ │ - andeq r9, r4, r2, ror r8 │ │ │ │ - andeq r9, r4, lr, asr r8 │ │ │ │ - andeq r9, r4, sl, asr #16 │ │ │ │ - andeq r9, r4, r6, lsr r8 │ │ │ │ - andeq r9, r4, lr, lsl r8 │ │ │ │ - andeq r9, r4, sl, lsl #16 │ │ │ │ + andeq r9, r4, r4, lsr #19 │ │ │ │ + andeq r9, r4, lr, lsl #19 │ │ │ │ + @ instruction: 0x00042bb0 │ │ │ │ + andeq r9, r4, lr, asr r9 │ │ │ │ + andeq r9, r4, ip, asr #18 │ │ │ │ + andeq r9, r4, sl, lsr r9 │ │ │ │ + andeq r2, r4, ip, lsl fp │ │ │ │ + @ instruction: 0x00048fba │ │ │ │ + strdeq r9, [r4], -r0 │ │ │ │ + ldrdeq r9, [r4], -lr │ │ │ │ + @ instruction: 0x00042abc │ │ │ │ + andeq r9, r4, lr, lsr #17 │ │ │ │ + muleq r4, r8, r8 │ │ │ │ + andeq r9, r4, r6, lsl #17 │ │ │ │ + andeq r9, r4, lr, ror #16 │ │ │ │ + andeq r9, r4, sl, asr r8 │ │ │ │ + andeq r9, r4, r6, asr #16 │ │ │ │ + andeq r9, r4, r2, lsr r8 │ │ │ │ + andeq r9, r4, sl, lsl r8 │ │ │ │ + andeq r9, r4, r6, lsl #16 │ │ │ │ andeq lr, r2, r6, lsl r1 │ │ │ │ - ldrdeq r9, [r4], -sl │ │ │ │ - andeq r9, r4, r6, asr #15 │ │ │ │ - @ instruction: 0x000497b2 │ │ │ │ - andeq r9, r4, r2, lsr #15 │ │ │ │ - andeq r9, r4, lr, lsl #15 │ │ │ │ - andeq r9, r4, sl, ror r7 │ │ │ │ - andeq r9, r4, r2, ror #14 │ │ │ │ - andeq r9, r4, r2, asr r7 │ │ │ │ - andeq r9, r4, lr, lsr r7 │ │ │ │ - andeq r9, r4, r6, lsr #14 │ │ │ │ - andeq r9, r4, r6, lsl r7 │ │ │ │ - andeq r9, r4, r2, lsl #14 │ │ │ │ + ldrdeq r9, [r4], -r6 │ │ │ │ + andeq r9, r4, r2, asr #15 │ │ │ │ + andeq r9, r4, lr, lsr #15 │ │ │ │ + muleq r4, lr, r7 │ │ │ │ + andeq r9, r4, sl, lsl #15 │ │ │ │ + andeq r9, r4, r6, ror r7 │ │ │ │ + andeq r9, r4, lr, asr r7 │ │ │ │ + andeq r9, r4, lr, asr #14 │ │ │ │ + andeq r9, r4, sl, lsr r7 │ │ │ │ + andeq r9, r4, r2, lsr #14 │ │ │ │ + andeq r9, r4, r2, lsl r7 │ │ │ │ + strdeq r9, [r4], -lr │ │ │ │ andeq pc, r2, r6, lsr fp @ │ │ │ │ - ldrdeq r9, [r4], -r2 │ │ │ │ - @ instruction: 0x000496be │ │ │ │ - andeq r9, r4, sl, lsr #13 │ │ │ │ - muleq r4, r2, r6 │ │ │ │ - andeq r9, r4, r2, lsl #13 │ │ │ │ - andeq r9, r4, ip, ror #12 │ │ │ │ + andeq r9, r4, lr, asr #13 │ │ │ │ + @ instruction: 0x000496ba │ │ │ │ + andeq r9, r4, r6, lsr #13 │ │ │ │ + andeq r9, r4, lr, lsl #13 │ │ │ │ + andeq r9, r4, lr, ror r6 │ │ │ │ + andeq r9, r4, r8, ror #12 │ │ │ │ strdeq r3, [r3], -lr │ │ │ │ - andeq r9, r4, ip, lsr r6 │ │ │ │ - andeq r8, r4, sl, lsr r3 │ │ │ │ - andeq r9, r4, r0, lsl r6 │ │ │ │ - andeq r2, r4, r6, asr #14 │ │ │ │ - andeq r9, r4, r4, ror #11 │ │ │ │ - andeq sl, r3, lr, asr #30 │ │ │ │ - @ instruction: 0x000495b8 │ │ │ │ - andeq r9, r4, r6, lsr #11 │ │ │ │ - muleq r4, r4, r5 │ │ │ │ - andeq r9, r4, r2, lsl #11 │ │ │ │ - andeq r9, r4, r0, ror r5 │ │ │ │ - andeq r9, r4, lr, asr r5 │ │ │ │ - andeq r9, r4, r8, asr #10 │ │ │ │ - andeq r9, r4, r6, lsr r5 │ │ │ │ - andeq r9, r4, r0, lsr #10 │ │ │ │ - andeq r9, r4, lr, lsl #10 │ │ │ │ - strdeq r9, [r4], -ip │ │ │ │ - andeq r9, r4, r6, ror #9 │ │ │ │ - muleq r4, ip, r5 │ │ │ │ - @ instruction: 0x000494be │ │ │ │ - andeq r7, r3, r0, asr #2 │ │ │ │ - muleq r4, r2, r4 │ │ │ │ - andeq r9, r4, r0, lsl #9 │ │ │ │ - andeq r2, r4, r6, lsr #10 │ │ │ │ - andeq r9, r4, r4, asr r4 │ │ │ │ + andeq r9, r4, r8, lsr r6 │ │ │ │ + andeq r8, r4, r6, lsr r3 │ │ │ │ + andeq r9, r4, ip, lsl #12 │ │ │ │ + andeq r2, r4, r2, asr #14 │ │ │ │ + andeq r9, r4, r0, ror #11 │ │ │ │ + andeq sl, r3, sl, asr #30 │ │ │ │ + @ instruction: 0x000495b4 │ │ │ │ + andeq r9, r4, r2, lsr #11 │ │ │ │ + muleq r4, r0, r5 │ │ │ │ + andeq r9, r4, lr, ror r5 │ │ │ │ + andeq r9, r4, ip, ror #10 │ │ │ │ + andeq r9, r4, sl, asr r5 │ │ │ │ + andeq r9, r4, r4, asr #10 │ │ │ │ + andeq r9, r4, r2, lsr r5 │ │ │ │ + andeq r9, r4, ip, lsl r5 │ │ │ │ + andeq r9, r4, sl, lsl #10 │ │ │ │ + strdeq r9, [r4], -r8 │ │ │ │ + andeq r9, r4, r2, ror #9 │ │ │ │ + muleq r4, r8, r5 │ │ │ │ + @ instruction: 0x000494ba │ │ │ │ + andeq r7, r3, ip, lsr r1 │ │ │ │ + andeq r9, r4, lr, lsl #9 │ │ │ │ + andeq r9, r4, ip, ror r4 │ │ │ │ + andeq r2, r4, r2, lsr #10 │ │ │ │ + andeq r9, r4, r0, asr r4 │ │ │ │ andeq lr, r2, r6, ror #25 │ │ │ │ - andeq r6, r3, r8, asr #25 │ │ │ │ - andeq r9, r4, sl, lsl #8 │ │ │ │ - strdeq r9, [r4], -r4 │ │ │ │ - ldrdeq r9, [r4], -lr │ │ │ │ - andeq r9, r4, ip, asr #7 │ │ │ │ + andeq r6, r3, r4, asr #25 │ │ │ │ + andeq r9, r4, r6, lsl #8 │ │ │ │ + strdeq r9, [r4], -r0 │ │ │ │ + ldrdeq r9, [r4], -sl │ │ │ │ + andeq r9, r4, r8, asr #7 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fecf266c <__bss_end__@@Base+0xfe9eceb8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46150fd0 │ │ │ │ stmdbmi r0!, {r0, r1, r2, r3, r9, sl, lr} │ │ │ │ strtmi r4, [r8], -r6, lsl #12 │ │ │ │ blmi 96ccf4 <__bss_end__@@Base+0x667540> │ │ │ │ @@ -398951,15 +398951,15 @@ │ │ │ │ ldrmi lr, [r8], -r7, asr #15 │ │ │ │ ldc2 7, cr15, [r0], #-968 @ 0xfffffc38 │ │ │ │ @ instruction: 0xf679e7f0 │ │ │ │ svclt 0x0000eb72 │ │ │ │ andseq lr, r0, r8, ror #3 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq lr, r0, r6, asr #3 │ │ │ │ - strdeq fp, [r3], -r8 │ │ │ │ + strdeq fp, [r3], -r4 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fecf316c <__bss_end__@@Base+0xfe9ed9b8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strmi r0, [ip], -r0, ror #31 │ │ │ │ strmi fp, [r5], -r4, lsl #1 │ │ │ │ ldcmi 6, cr4, [r8], #-128 @ 0xffffff80 │ │ │ │ blmi fad7f8 <__bss_end__@@Base+0xca8044> │ │ │ │ @@ -399273,15 +399273,15 @@ │ │ │ │ strb pc, [sp, -pc, lsr #19]! @ │ │ │ │ @ instruction: 0xf9acf7f2 │ │ │ │ @ instruction: 0xf679e7ee │ │ │ │ svclt 0x0000e8ee │ │ │ │ mulseq r0, r4, sp │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq sp, r0, r0, ror sp │ │ │ │ - andeq sl, r4, r8, ror #2 │ │ │ │ + andeq sl, r4, r4, ror #2 │ │ │ │ stmdbvs r3, {r4, r8, ip, sp, pc} │ │ │ │ tstvs r3, r1, lsl #6 │ │ │ │ svclt 0x00004770 │ │ │ │ ldrlt fp, [r0, #-424] @ 0xfffffe58 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f8f8cc │ │ │ │ @@ -400485,19 +400485,19 @@ │ │ │ │ stmdbmi r2, {r0, r1, r3, r9, sl, lr} │ │ │ │ ldrbtmi r2, [r9], #-516 @ 0xfffffdfc │ │ │ │ bllt fec5b740 <__bss_end__@@Base+0xfe955f8c> │ │ │ │ andeq pc, r2, r2, asr pc @ │ │ │ │ stmdbmi r2, {r0, r1, r3, r9, sl, lr} │ │ │ │ ldrbtmi r2, [r9], #-520 @ 0xfffffdf8 │ │ │ │ bllt 9db750 <__bss_end__@@Base+0x6d5f9c> │ │ │ │ - andeq r6, r4, lr, ror #24 │ │ │ │ + andeq r6, r4, sl, ror #24 │ │ │ │ stmdbmi r2, {r0, r1, r3, r9, sl, lr} │ │ │ │ ldrbtmi r2, [r9], #-520 @ 0xfffffdf8 │ │ │ │ bllt fe85b760 <__bss_end__@@Base+0xfe555fac> │ │ │ │ - andeq r6, r4, lr, asr ip │ │ │ │ + andeq r6, r4, sl, asr ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fecf4974 <__bss_end__@@Base+0xfe9ef1c0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0ff0 │ │ │ │ addlt ip, r2, r8, asr r0 │ │ │ │ @ instruction: 0x466b4c15 │ │ │ │ @ instruction: 0xf85c44fc │ │ │ │ @@ -400770,31 +400770,31 @@ │ │ │ │ stmdbmi r2, {r0, r1, r3, r9, sl, lr} │ │ │ │ ldrbtmi r2, [r9], #-520 @ 0xfffffdf8 │ │ │ │ stmdalt lr!, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ andeq pc, r2, lr, lsl #15 │ │ │ │ stmdbmi r2, {r0, r1, r3, r9, sl, lr} │ │ │ │ ldrbtmi r2, [r9], #-520 @ 0xfffffdf8 │ │ │ │ ldmdalt r2, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - andeq r6, r4, r6, lsr r8 │ │ │ │ + andeq r6, r4, r2, lsr r8 │ │ │ │ stmdbmi r2, {r0, r1, r3, r9, sl, lr} │ │ │ │ ldrbtmi r2, [r9], #-520 @ 0xfffffdf8 │ │ │ │ ldmdalt lr, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - andeq r6, r4, r6, lsr #16 │ │ │ │ + andeq r6, r4, r2, lsr #16 │ │ │ │ @ instruction: 0xf890460b │ │ │ │ @ instruction: 0xb1211072 │ │ │ │ @ instruction: 0x2071f890 │ │ │ │ andsvc r2, sl, r0 │ │ │ │ stmdbmi r2, {r4, r5, r6, r8, r9, sl, lr} │ │ │ │ ldrbtmi r2, [r9], #-519 @ 0xfffffdf9 │ │ │ │ svclt 0x00faf7fd │ │ │ │ - @ instruction: 0x000387b2 │ │ │ │ + andeq r8, r3, lr, lsr #15 │ │ │ │ stmdbmi r2, {r0, r1, r3, r9, sl, lr} │ │ │ │ ldrbtmi r2, [r9], #-519 @ 0xfffffdf9 │ │ │ │ stmdalt r6, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - andeq r8, r3, r2, lsr #15 │ │ │ │ + muleq r3, lr, r7 │ │ │ │ andvs r6, fp, r3, asr #29 │ │ │ │ ldmdavs sl, {r0, r1, r4, r8, ip, sp, pc} │ │ │ │ andsvs r3, sl, r1, lsl #4 │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fecf4e28 <__bss_end__@@Base+0xfe9ef674> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @@ -400925,27 +400925,27 @@ │ │ │ │ stmdbmi r2, {r0, r1, r3, r9, sl, lr} │ │ │ │ ldrbtmi r2, [r9], #-516 @ 0xfffffdfc │ │ │ │ stmdblt r0!, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ andeq pc, r2, r2, ror r8 @ │ │ │ │ stmdbmi r2, {r0, r1, r3, r9, sl, lr} │ │ │ │ ldrbtmi r2, [r9], #-520 @ 0xfffffdf8 │ │ │ │ svclt 0x00b0f7fd │ │ │ │ - andeq r6, r4, lr, lsl #11 │ │ │ │ + andeq r6, r4, sl, lsl #11 │ │ │ │ stmdbmi r2, {r0, r1, r3, r9, sl, lr} │ │ │ │ ldrbtmi r2, [r9], #-520 @ 0xfffffdf8 │ │ │ │ stmdalt sl!, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - andeq r6, r4, lr, ror r5 │ │ │ │ + andeq r6, r4, sl, ror r5 │ │ │ │ stmdbmi r2, {r0, r1, r3, r9, sl, lr} │ │ │ │ ldrbtmi r2, [r9], #-521 @ 0xfffffdf7 │ │ │ │ svclt 0x00a0f7fd │ │ │ │ - muleq r4, lr, r5 │ │ │ │ + muleq r4, sl, r5 │ │ │ │ stmdbmi r2, {r0, r1, r3, r9, sl, lr} │ │ │ │ ldrbtmi r2, [r9], #-521 @ 0xfffffdf7 │ │ │ │ ldmdalt sl, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - andeq r6, r4, lr, lsl #11 │ │ │ │ + andeq r6, r4, sl, lsl #11 │ │ │ │ andvs r6, fp, r3, asr #28 │ │ │ │ ldmdavs sl, {r0, r1, r4, r8, ip, sp, pc}^ │ │ │ │ subsvs r3, sl, r1, lsl #4 │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ andcs r4, r0, r3, lsl #12 │ │ │ │ @ instruction: 0x47706659 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ @@ -401130,19 +401130,19 @@ │ │ │ │ stmdbmi r2, {r0, r1, r3, r9, sl, lr} │ │ │ │ ldrbtmi r2, [r9], #-520 @ 0xfffffdf8 │ │ │ │ ldclt 7, cr15, [lr, #1012] @ 0x3f4 │ │ │ │ andeq pc, r2, lr, ror #3 │ │ │ │ stmdbmi r2, {r0, r1, r3, r9, sl, lr} │ │ │ │ ldrbtmi r2, [r9], #-520 @ 0xfffffdf8 │ │ │ │ stcllt 7, cr15, [r2, #-1012] @ 0xfffffc0c │ │ │ │ - muleq r4, r6, r2 │ │ │ │ + muleq r4, r2, r2 │ │ │ │ stmdbmi r2, {r0, r1, r3, r9, sl, lr} │ │ │ │ ldrbtmi r2, [r9], #-520 @ 0xfffffdf8 │ │ │ │ stclt 7, cr15, [lr, #1012] @ 0x3f4 │ │ │ │ - andeq r6, r4, r6, lsl #5 │ │ │ │ + andeq r6, r4, r2, lsl #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fecf5388 <__bss_end__@@Base+0xfe9efbd4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8900ff0 │ │ │ │ strmi r3, [r4], -ip, rrx │ │ │ │ ldmdblt r3!, {r0, r2, r3, r9, sl, lr} │ │ │ │ @ instruction: 0xf8514601 │ │ │ │ @@ -401268,19 +401268,19 @@ │ │ │ │ andvs r3, fp, r0, asr r1 │ │ │ │ ldmdavs sl, {r0, r1, r4, r8, ip, sp, pc} │ │ │ │ andsvs r3, sl, r1, lsl #4 │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ stmdbmi r2, {r0, r1, r3, r9, sl, lr} │ │ │ │ ldrbtmi r2, [r9], #-520 @ 0xfffffdf8 │ │ │ │ stclt 7, cr15, [r2, #-1012] @ 0xfffffc0c │ │ │ │ - andeq r6, r4, r2, lsr r0 │ │ │ │ + andeq r6, r4, lr, lsr #32 │ │ │ │ stmdbmi r2, {r0, r1, r3, r9, sl, lr} │ │ │ │ ldrbtmi r2, [r9], #-520 @ 0xfffffdf8 │ │ │ │ ldcllt 7, cr15, [ip, #-1012]! @ 0xfffffc0c │ │ │ │ - andeq r6, r4, r2, lsr #32 │ │ │ │ + andeq r6, r4, lr, lsl r0 │ │ │ │ stmdbmi r2, {r0, r1, r3, r9, sl, lr} │ │ │ │ ldrbtmi r2, [r9], #-516 @ 0xfffffdfc │ │ │ │ ldcllt 7, cr15, [r2], #1012 @ 0x3f4 │ │ │ │ andeq pc, r2, sl, lsr #6 │ │ │ │ stmdbmi r2, {r0, r1, r3, r9, sl, lr} │ │ │ │ ldrbtmi r2, [r9], #-516 @ 0xfffffdfc │ │ │ │ stcllt 7, cr15, [ip, #-1012]! @ 0xfffffc0c │ │ │ │ @@ -401819,19 +401819,19 @@ │ │ │ │ @ instruction: 0xffdaf7fc │ │ │ │ pop {r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf6764010 │ │ │ │ svclt 0x0000bebd │ │ │ │ stmdbmi r2, {r0, r1, r3, r9, sl, lr} │ │ │ │ ldrbtmi r2, [r9], #-519 @ 0xfffffdf9 │ │ │ │ svclt 0x00e0f7fc │ │ │ │ - andeq r5, r4, lr, asr #21 │ │ │ │ + andeq r5, r4, sl, asr #21 │ │ │ │ stmdbmi r2, {r0, r1, r3, r9, sl, lr} │ │ │ │ ldrbtmi r2, [r9], #-519 @ 0xfffffdf9 │ │ │ │ stmdalt ip!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0x00045abe │ │ │ │ + @ instruction: 0x00045aba │ │ │ │ svclt 0x00c4f7fc │ │ │ │ bvs ff1f0474 <__bss_end__@@Base+0xfeeeacc0> │ │ │ │ @ instruction: 0xf8d16803 │ │ │ │ @ instruction: 0xf8d310d0 │ │ │ │ @ instruction: 0xf8d130b0 │ │ │ │ @ instruction: 0x4718109c │ │ │ │ bvs ff1f0488 <__bss_end__@@Base+0xfeeeacd4> │ │ │ │ @@ -402103,15 +402103,15 @@ │ │ │ │ ldrmi r4, [r8, r2, lsr #12] │ │ │ │ stmdavs r3!, {r3, r8, fp, ip, sp, pc} │ │ │ │ ldclt 1, cr11, [r0, #-12] │ │ │ │ strtmi r4, [r2], -r3, lsl #16 │ │ │ │ pop {r2, r8, sp} │ │ │ │ ldrbtmi r4, [r8], #-16 │ │ │ │ bllt fec5d05c <__bss_end__@@Base+0xfe9578a8> │ │ │ │ - ldrdeq r9, [r3], -sl │ │ │ │ + ldrdeq r9, [r3], -r6 │ │ │ │ ldmdavs r1, {r1, r4, r8, ip, sp, pc} │ │ │ │ andsvs r3, r1, r1, lsl #2 │ │ │ │ andsvs r2, sl, r0 │ │ │ │ svclt 0x00004770 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fecf62bc <__bss_end__@@Base+0xfe9f0b08> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @@ -402436,19 +402436,19 @@ │ │ │ │ blx 3dd5ae <__bss_end__@@Base+0xd7dfa> │ │ │ │ pop {r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf6764010 │ │ │ │ svclt 0x0000b9eb │ │ │ │ stmdbmi r2, {r0, r1, r3, r9, sl, lr} │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ bllt ffa5d5c4 <__bss_end__@@Base+0xff757e10> │ │ │ │ - andeq r0, r4, sl, ror #16 │ │ │ │ + andeq r0, r4, r6, ror #16 │ │ │ │ stmdbmi r2, {r0, r1, r3, r9, sl, lr} │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ mrrclt 7, 15, pc, ip, cr12 @ │ │ │ │ - andeq r0, r4, sl, asr r8 │ │ │ │ + andeq r0, r4, r6, asr r8 │ │ │ │ blt ffe5d5dc <__bss_end__@@Base+0xffb57e28> │ │ │ │ ldmdavs r1, {r1, r4, r8, ip, sp, pc} │ │ │ │ andsvs r3, r1, r1, lsl #2 │ │ │ │ andsvs r2, sl, r0 │ │ │ │ svclt 0x00004770 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fecf6804 <__bss_end__@@Base+0xfe9f1050> │ │ │ │ @@ -402826,19 +402826,19 @@ │ │ │ │ @ instruction: 0xfffcf7fb │ │ │ │ pop {r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf6754010 │ │ │ │ svclt 0x0000bedf │ │ │ │ stmdbmi r2, {r0, r1, r3, r9, sl, lr} │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ ldmlt r6, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - andeq r6, r4, sl, ror #18 │ │ │ │ + andeq r6, r4, r6, ror #18 │ │ │ │ stmdbmi r2, {r0, r1, r3, r9, sl, lr} │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ ldmdblt r0, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - andeq r6, r4, sl, asr r9 │ │ │ │ + andeq r6, r4, r6, asr r9 │ │ │ │ svclt 0x00e6f7fb │ │ │ │ bvs ff1f1430 <__bss_end__@@Base+0xfeeebc7c> │ │ │ │ @ instruction: 0xf8d16803 │ │ │ │ @ instruction: 0xf8d310d0 │ │ │ │ blvs fe3ebed4 <__bss_end__@@Base+0xfe0e6720> │ │ │ │ svclt 0x00004718 │ │ │ │ bvs ff1f1444 <__bss_end__@@Base+0xfeeebc90> │ │ │ │ @@ -403139,19 +403139,19 @@ │ │ │ │ @ instruction: 0xf8d16803 │ │ │ │ @ instruction: 0xf8d310d0 │ │ │ │ @ instruction: 0xf8d130b4 │ │ │ │ ldrmi r1, [r8, -ip, asr #2] │ │ │ │ stmdbmi r2, {r0, r1, r3, r9, sl, lr} │ │ │ │ ldrbtmi r2, [r9], #-518 @ 0xfffffdfa │ │ │ │ svclt 0x004af7fb │ │ │ │ - andeq pc, r3, r2, ror #30 │ │ │ │ + andeq pc, r3, lr, asr pc @ │ │ │ │ stmdbmi r2, {r0, r1, r3, r9, sl, lr} │ │ │ │ ldrbtmi r2, [r9], #-518 @ 0xfffffdfa │ │ │ │ svclt 0x00c4f7fb │ │ │ │ - andeq pc, r3, r2, asr pc @ │ │ │ │ + andeq pc, r3, lr, asr #30 │ │ │ │ stmdbmi r2, {r0, r1, r3, r9, sl, lr} │ │ │ │ ldrbtmi r2, [r9], #-518 @ 0xfffffdfa │ │ │ │ svclt 0x003af7fb │ │ │ │ strheq sp, [r2], -r2 │ │ │ │ stmdbmi r2, {r0, r1, r3, r9, sl, lr} │ │ │ │ ldrbtmi r2, [r9], #-518 @ 0xfffffdfa │ │ │ │ svclt 0x00b4f7fb │ │ │ │ @@ -403163,27 +403163,27 @@ │ │ │ │ stmdbmi r2, {r0, r1, r3, r9, sl, lr} │ │ │ │ ldrbtmi r2, [r9], #-518 @ 0xfffffdfa │ │ │ │ svclt 0x00a4f7fb │ │ │ │ andeq sp, r2, sl, lsl #1 │ │ │ │ stmdbmi r2, {r0, r1, r3, r9, sl, lr} │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ svclt 0x001af7fb │ │ │ │ - andeq pc, r3, lr, lsl #26 │ │ │ │ + andeq pc, r3, sl, lsl #26 │ │ │ │ stmdbmi r2, {r0, r1, r3, r9, sl, lr} │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ svclt 0x0094f7fb │ │ │ │ - strdeq pc, [r3], -lr │ │ │ │ + strdeq pc, [r3], -sl │ │ │ │ stmdbmi r2, {r0, r1, r3, r9, sl, lr} │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ ldcllt 7, cr15, [r0, #-1004] @ 0xfffffc14 │ │ │ │ - @ instruction: 0x000445b6 │ │ │ │ + @ instruction: 0x000445b2 │ │ │ │ stmdbmi r2, {r0, r1, r3, r9, sl, lr} │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ ldclt 7, cr15, [ip, #1004] @ 0x3ec │ │ │ │ - andeq r4, r4, r6, lsr #11 │ │ │ │ + andeq r4, r4, r2, lsr #11 │ │ │ │ ldmdavs r1, {r1, r4, r8, ip, sp, pc} │ │ │ │ andsvs r3, r1, r1, lsl #2 │ │ │ │ andsvs r2, sl, r0 │ │ │ │ svclt 0x00004770 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fecf737c <__bss_end__@@Base+0xfe9f1bc8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @@ -403383,19 +403383,19 @@ │ │ │ │ stmdbmi r2, {r0, r1, r3, r9, sl, lr} │ │ │ │ ldrbtmi r2, [r9], #-518 @ 0xfffffdfa │ │ │ │ stclt 7, cr15, [r6, #-1004] @ 0xfffffc14 │ │ │ │ andeq ip, r2, sl, lsl sp │ │ │ │ stmdbmi r2, {r0, r1, r3, r9, sl, lr} │ │ │ │ ldrbtmi r2, [r9], #-520 @ 0xfffffdf8 │ │ │ │ ldcllt 7, cr15, [ip], #-1004 @ 0xfffffc14 │ │ │ │ - andeq r3, r4, r6, lsr #30 │ │ │ │ + andeq r3, r4, r2, lsr #30 │ │ │ │ stmdbmi r2, {r0, r1, r3, r9, sl, lr} │ │ │ │ ldrbtmi r2, [r9], #-520 @ 0xfffffdf8 │ │ │ │ ldcllt 7, cr15, [r6], #1004 @ 0x3ec │ │ │ │ - andeq r3, r4, r6, lsl pc │ │ │ │ + andeq r3, r4, r2, lsl pc │ │ │ │ stmdbmi r2, {r0, r1, r3, r9, sl, lr} │ │ │ │ ldrbtmi r2, [r9], #-519 @ 0xfffffdf9 │ │ │ │ bllt fe7de4ac <__bss_end__@@Base+0xfe4d8cf8> │ │ │ │ andeq sp, r2, lr, asr #14 │ │ │ │ stmdbmi r2, {r0, r1, r3, r9, sl, lr} │ │ │ │ ldrbtmi r2, [r9], #-519 @ 0xfffffdf9 │ │ │ │ bllt ffade4bc <__bss_end__@@Base+0xff7d8d08> │ │ │ │ @@ -404020,35 +404020,35 @@ │ │ │ │ stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8c72000 │ │ │ │ ldmfd sp!, {pc} │ │ │ │ svclt 0x000083f8 │ │ │ │ stmdbmi r2, {r0, r1, r3, r9, sl, lr} │ │ │ │ ldrbtmi r2, [r9], #-519 @ 0xfffffdf9 │ │ │ │ stmdalt r8!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - andeq ip, r3, r2, lsl #16 │ │ │ │ + strdeq ip, [r3], -lr │ │ │ │ stmdbmi r2, {r0, r1, r3, r9, sl, lr} │ │ │ │ ldrbtmi r2, [r9], #-519 @ 0xfffffdf9 │ │ │ │ stmialt r2!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - strdeq ip, [r3], -r2 │ │ │ │ + andeq ip, r3, lr, ror #15 │ │ │ │ stmdbmi r2, {r0, r1, r3, r9, sl, lr} │ │ │ │ ldrbtmi r2, [r9], #-519 @ 0xfffffdf9 │ │ │ │ ldmdalt r8, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - andeq ip, r3, lr, lsr #17 │ │ │ │ + andeq ip, r3, sl, lsr #17 │ │ │ │ stmdbmi r2, {r0, r1, r3, r9, sl, lr} │ │ │ │ ldrbtmi r2, [r9], #-519 @ 0xfffffdf9 │ │ │ │ ldmlt r2, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - muleq r3, lr, r8 │ │ │ │ + muleq r3, sl, r8 │ │ │ │ stmdbmi r2, {r0, r1, r3, r9, sl, lr} │ │ │ │ ldrbtmi r2, [r9], #-518 @ 0xfffffdfa │ │ │ │ mcrlt 7, 4, pc, cr14, cr10, {7} @ │ │ │ │ - andeq ip, r3, r2, ror r8 │ │ │ │ + andeq ip, r3, lr, ror #16 │ │ │ │ stmdbmi r2, {r0, r1, r3, r9, sl, lr} │ │ │ │ ldrbtmi r2, [r9], #-518 @ 0xfffffdfa │ │ │ │ mrclt 7, 6, APSR_nzcv, cr10, cr10, {7} │ │ │ │ - andeq ip, r3, r2, ror #16 │ │ │ │ + andeq ip, r3, lr, asr r8 │ │ │ │ ldmdavs r1, {r1, r4, r8, ip, sp, pc} │ │ │ │ andsvs r3, r1, r1, lsl #2 │ │ │ │ andsvs r2, sl, r0 │ │ │ │ svclt 0x00004770 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fecf8100 <__bss_end__@@Base+0xfe9f294c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @@ -405898,19 +405898,19 @@ │ │ │ │ @ instruction: 0xfffcf7f8 │ │ │ │ pop {r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf6724010 │ │ │ │ svclt 0x0000bedf │ │ │ │ stmdbmi r2, {r0, r1, r3, r9, sl, lr} │ │ │ │ ldrbtmi r2, [r9], #-520 @ 0xfffffdf8 │ │ │ │ stmdalt r2, {r0, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - andeq sl, r3, lr, asr #22 │ │ │ │ + andeq sl, r3, sl, asr #22 │ │ │ │ stmdbmi r2, {r0, r1, r3, r9, sl, lr} │ │ │ │ ldrbtmi r2, [r9], #-520 @ 0xfffffdf8 │ │ │ │ stmdalt lr, {r0, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - andeq sl, r3, lr, lsr fp │ │ │ │ + andeq sl, r3, sl, lsr fp │ │ │ │ svclt 0x00e6f7f8 │ │ │ │ bvs ff1f4430 <__bss_end__@@Base+0xfeeeec7c> │ │ │ │ @ instruction: 0xf8d16803 │ │ │ │ @ instruction: 0xf8d310d0 │ │ │ │ @ instruction: 0xf8d130b0 │ │ │ │ @ instruction: 0x4718111c │ │ │ │ bvs ff1f4444 <__bss_end__@@Base+0xfeeeec90> │ │ │ │ @@ -406254,16 +406254,16 @@ │ │ │ │ andsvs r4, sl, fp, ror r4 │ │ │ │ @ instruction: 0xf7ebe7bd │ │ │ │ ldrb pc, [r7, r1, lsr #22]! @ │ │ │ │ blx 96111e <__bss_end__@@Base+0x65b96a> │ │ │ │ @ instruction: 0xf7ebe7e9 │ │ │ │ bfi pc, fp, #22, #7 @ │ │ │ │ andseq r2, r6, r8, lsl #11 │ │ │ │ - andeq sl, r3, sl, lsl #9 │ │ │ │ - andeq r1, r4, ip, lsl r6 │ │ │ │ + andeq sl, r3, r6, lsl #9 │ │ │ │ + andeq r1, r4, r8, lsl r6 │ │ │ │ @ instruction: 0x00104bf0 │ │ │ │ andseq r2, r6, r8, lsr r5 │ │ │ │ andseq r2, r6, r6, lsr #10 │ │ │ │ andseq r2, r6, r2, lsl r5 │ │ │ │ @ instruction: 0x001624fc │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fecfa3a0 <__bss_end__@@Base+0xfe9f4bec> │ │ │ │ @@ -407841,15 +407841,15 @@ │ │ │ │ mcr 6, 0, pc, cr2, cr0, {3} @ │ │ │ │ ldr r2, [lr, r5, lsl #10]! │ │ │ │ andseq r5, r0, r4, asr r7 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r5, r0, ip, asr #14 │ │ │ │ andeq r0, r0, r8, ror #14 │ │ │ │ andseq r5, r0, sl, ror #13 │ │ │ │ - ldrdeq sp, [r6], -r2 │ │ │ │ + andeq sp, r6, lr, asr #5 │ │ │ │ ldrlt fp, [r0, #-424] @ 0xfffffe58 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f8f8cc │ │ │ │ stmvs r0, {r2, r9, sl, lr} │ │ │ │ stc2l 0, cr15, [r4, #-20]! @ 0xffffffec │ │ │ │ @ instruction: 0xf0056860 │ │ │ │ @@ -407924,17 +407924,17 @@ │ │ │ │ andcs fp, r6, r0, lsl sp │ │ │ │ blmi 376940 <__bss_end__@@Base+0x7118c> │ │ │ │ @ instruction: 0xf853447b │ │ │ │ ldclt 0, cr0, [r0, #-128] @ 0xffffff80 │ │ │ │ pop {r5, r6, fp, sp, lr} │ │ │ │ @ instruction: 0xf0054010 │ │ │ │ svclt 0x0000bbd1 │ │ │ │ - andeq r1, r3, r8, lsr fp │ │ │ │ - andeq sp, r6, r2, asr r1 │ │ │ │ - andeq sp, r6, r4, asr #2 │ │ │ │ + andeq r1, r3, r4, lsr fp │ │ │ │ + andeq sp, r6, lr, asr #2 │ │ │ │ + andeq sp, r6, r0, asr #2 │ │ │ │ ldrlt fp, [r0, #-472] @ 0xfffffe28 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f8f8cc │ │ │ │ strmi r2, [r4], -r0, lsl #4 │ │ │ │ stmdavs r0, {r0, r4, r9, sl, lr} │ │ │ │ ldc2l 7, cr15, [sl, #924]! @ 0x39c │ │ │ │ @@ -407943,15 +407943,15 @@ │ │ │ │ blmi 35abd4 <__bss_end__@@Base+0x55420> │ │ │ │ @ instruction: 0xf853447b │ │ │ │ ldclt 0, cr0, [r0, #-128] @ 0xffffff80 │ │ │ │ pop {r5, r6, fp, sp, lr} │ │ │ │ @ instruction: 0xf0054010 │ │ │ │ andcs fp, r6, sp, lsr #23 │ │ │ │ svclt 0x00004770 │ │ │ │ - strdeq sp, [r6], -ip │ │ │ │ + strdeq sp, [r6], -r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fecfbdec <__bss_end__@@Base+0xfe9f6638> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 628bb4 <__bss_end__@@Base+0x323400> │ │ │ │ blmi 650e00 <__bss_end__@@Base+0x34b64c> │ │ │ │ svclt 0x00182900 │ │ │ │ ldrbtmi r2, [sl], #-2048 @ 0xfffff800 │ │ │ │ @@ -408179,15 +408179,15 @@ │ │ │ │ vaddhn.i16 d16, , │ │ │ │ sbcslt r0, fp, #0, 8 │ │ │ │ ubfxeq r4, ip, #1, #4 │ │ │ │ svcge 0x006bf57f │ │ │ │ stcne 6, cr14, [r7], {183} @ 0xb7 │ │ │ │ ldrt r6, [r8], pc, lsr #32 │ │ │ │ ldrt r6, [r6], r8, lsr #32 │ │ │ │ - andeq r4, r3, r4, ror #31 │ │ │ │ + andeq r4, r3, r0, ror #31 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ ldrlt r8, [r8, #-255]! @ 0xffffff01 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f0f8cc │ │ │ │ adcmi r1, r8, #4521984 @ 0x450000 │ │ │ │ @ instruction: 0x4603d230 │ │ │ │ @@ -408398,30 +408398,30 @@ │ │ │ │ @ instruction: 0xe7e4ffb9 │ │ │ │ tstcs r4, r3, lsl r8 │ │ │ │ @ instruction: 0xf7e64478 │ │ │ │ @ instruction: 0xe7deffb3 │ │ │ │ tstcs fp, r1, lsl r8 │ │ │ │ @ instruction: 0xf7e64478 │ │ │ │ ldrb pc, [r8, sp, lsr #31] @ │ │ │ │ - @ instruction: 0x00034ab8 │ │ │ │ - andeq lr, r3, sl, lsr #13 │ │ │ │ - andeq lr, r3, lr, lsr #11 │ │ │ │ - andeq lr, r3, r2, asr #18 │ │ │ │ - andeq lr, r3, sl, lsr #3 │ │ │ │ - andeq lr, r3, sl, ror #21 │ │ │ │ - andeq pc, r3, r6, ror #10 │ │ │ │ - @ instruction: 0x0003e1b6 │ │ │ │ - @ instruction: 0x0003e1be │ │ │ │ - andeq lr, r3, r0, lsr #3 │ │ │ │ + @ instruction: 0x00034ab4 │ │ │ │ + andeq lr, r3, r6, lsr #13 │ │ │ │ + andeq lr, r3, sl, lsr #11 │ │ │ │ + andeq lr, r3, lr, lsr r9 │ │ │ │ + andeq lr, r3, r6, lsr #3 │ │ │ │ + andeq lr, r3, r6, ror #21 │ │ │ │ + andeq pc, r3, r2, ror #10 │ │ │ │ + @ instruction: 0x0003e1b2 │ │ │ │ + @ instruction: 0x0003e1ba │ │ │ │ + muleq r3, ip, r1 │ │ │ │ + strdeq pc, [r3], -ip │ │ │ │ + ldrdeq r1, [r3], -r4 │ │ │ │ andeq pc, r3, r0, lsl #10 │ │ │ │ - ldrdeq r1, [r3], -r8 │ │ │ │ - andeq pc, r3, r4, lsl #10 │ │ │ │ - andeq pc, r3, ip, ror #9 │ │ │ │ - andeq sp, r3, r0, lsr #31 │ │ │ │ - ldrdeq pc, [r3], -r4 │ │ │ │ + andeq pc, r3, r8, ror #9 │ │ │ │ + muleq r3, ip, pc @ │ │ │ │ + ldrdeq pc, [r3], -r0 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0080f8cc │ │ │ │ addslt r2, r7, r0, lsl #10 │ │ │ │ @ instruction: 0xf8df460c │ │ │ │ adcmi r1, fp, #184, 8 @ 0xb8000000 │ │ │ │ @@ -408724,36 +408724,36 @@ │ │ │ │ tstcs r8, fp, lsl r8 │ │ │ │ @ instruction: 0xf7e64478 │ │ │ │ strb pc, [r1, r9, lsr #26]! @ │ │ │ │ @ instruction: 0xe7a49414 │ │ │ │ svc 0x0014f66f │ │ │ │ andseq r4, r0, lr, lsr sp │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andeq r1, r3, r6, lsl #6 │ │ │ │ + andeq r1, r3, r2, lsl #6 │ │ │ │ andseq r4, r0, ip, ror #25 │ │ │ │ - andeq pc, r3, r8, ror #7 │ │ │ │ - andeq pc, r3, r0, ror #7 │ │ │ │ - andeq fp, r3, ip, lsl #16 │ │ │ │ - strdeq fp, [r3], -r0 │ │ │ │ - andeq r4, r3, r4, asr #16 │ │ │ │ - muleq r3, sl, r3 │ │ │ │ - andeq pc, r3, ip, lsl r3 @ │ │ │ │ + andeq pc, r3, r4, ror #7 │ │ │ │ + ldrdeq pc, [r3], -ip │ │ │ │ + andeq fp, r3, r8, lsl #16 │ │ │ │ + andeq fp, r3, ip, ror #15 │ │ │ │ + andeq r4, r3, r0, asr #16 │ │ │ │ + muleq r3, r6, r3 │ │ │ │ + andeq pc, r3, r8, lsl r3 @ │ │ │ │ andeq ip, r2, ip, lsl #3 │ │ │ │ ldrdeq r7, [r2], -ip │ │ │ │ - @ instruction: 0x0003b6bc │ │ │ │ - andeq fp, r3, r4, lsl #13 │ │ │ │ - andeq fp, r3, r8, asr r6 │ │ │ │ - andeq fp, r3, ip, lsr r6 │ │ │ │ - andeq r4, r3, r2, lsr r7 │ │ │ │ - andeq r0, r3, r8, asr #11 │ │ │ │ - @ instruction: 0x000365b4 │ │ │ │ - strdeq r4, [r3], -sl │ │ │ │ - andeq r4, r3, lr, asr #10 │ │ │ │ - andeq fp, r3, r0, lsr r4 │ │ │ │ - andeq fp, r3, r0, lsr r4 │ │ │ │ + @ instruction: 0x0003b6b8 │ │ │ │ + andeq fp, r3, r0, lsl #13 │ │ │ │ + andeq fp, r3, r4, asr r6 │ │ │ │ + andeq fp, r3, r8, lsr r6 │ │ │ │ + andeq r4, r3, lr, lsr #14 │ │ │ │ + andeq r0, r3, r4, asr #11 │ │ │ │ + @ instruction: 0x000365b0 │ │ │ │ + strdeq r4, [r3], -r6 │ │ │ │ + andeq r4, r3, sl, asr #10 │ │ │ │ + andeq fp, r3, ip, lsr #8 │ │ │ │ + andeq fp, r3, ip, lsr #8 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fecfca74 <__bss_end__@@Base+0xfe9f72c0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8d00ff0 │ │ │ │ strmi r5, [r4], -r0, asr #1 │ │ │ │ strmi fp, [r8], -r5, lsr #2 │ │ │ │ ldrdne pc, [r4], #132 @ 0x84 │ │ │ │ @@ -408972,17 +408972,17 @@ │ │ │ │ stc 6, cr15, [ip, #-444]! @ 0xfffffe44 │ │ │ │ ldrbtmi r4, [fp], #-2823 @ 0xfffff4f9 │ │ │ │ eoreq pc, r0, r3, asr r8 @ │ │ │ │ svclt 0x0000e78f │ │ │ │ andseq r4, r0, r4, asr #12 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ mulseq r0, r6, r5 │ │ │ │ - andeq ip, r6, r8, ror r1 │ │ │ │ - andeq ip, r6, r4, lsr #2 │ │ │ │ - andeq ip, r6, r6, lsl #2 │ │ │ │ + andeq ip, r6, r4, ror r1 │ │ │ │ + andeq ip, r6, r0, lsr #2 │ │ │ │ + andeq ip, r6, r2, lsl #2 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d8f8cc │ │ │ │ addlt r4, r4, r7, ror #20 │ │ │ │ ldrbtmi r4, [sl], #-2919 @ 0xfffff499 │ │ │ │ @ instruction: 0xf8d068c6 │ │ │ │ @@ -409086,15 +409086,15 @@ │ │ │ │ str sp, [r9, ip, ror #3] │ │ │ │ stmdane r0, {r0, r2, r3, r4, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf66fe762 │ │ │ │ svclt 0x0000ec44 │ │ │ │ andseq r4, r0, sl, lsl #9 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x001043b4 │ │ │ │ - muleq r6, r8, pc @ │ │ │ │ + muleq r6, r4, pc @ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fecfcfc8 <__bss_end__@@Base+0xfe9f7814> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 1ba9d30 <__bss_end__@@Base+0x18a457c> │ │ │ │ blmi 1bd1fe8 <__bss_end__@@Base+0x18cc834> │ │ │ │ stmiavs r5, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldmpl r3, {r1, r2, r7, r8, fp, sp, lr}^ │ │ │ │ @@ -409198,17 +409198,17 @@ │ │ │ │ @ instruction: 0xf66fe751 │ │ │ │ blmi 3a0d08 <__bss_end__@@Base+0x9b554> │ │ │ │ @ instruction: 0xf853447b │ │ │ │ str r0, [r6, r0, lsr #32] │ │ │ │ andseq r4, r0, ip, asr #5 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r4, r0, lr, lsl r2 │ │ │ │ - andeq fp, r6, r6, lsl #28 │ │ │ │ - andeq fp, r6, lr, lsl #27 │ │ │ │ - andeq fp, r6, ip, ror sp │ │ │ │ + andeq fp, r6, r2, lsl #28 │ │ │ │ + andeq fp, r6, sl, lsl #27 │ │ │ │ + andeq fp, r6, r8, ror sp │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fecfd190 <__bss_end__@@Base+0xfe9f79dc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 1c29ef8 <__bss_end__@@Base+0x1924744> │ │ │ │ blmi 1c521b0 <__bss_end__@@Base+0x194c9fc> │ │ │ │ stmiavs r5, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldmpl r3, {r1, r2, r7, r8, fp, sp, lr}^ │ │ │ │ @@ -409314,18 +409314,18 @@ │ │ │ │ @ instruction: 0xf66fe74d │ │ │ │ blmi 3e0b38 <__bss_end__@@Base+0xdb384> │ │ │ │ @ instruction: 0xf853447b │ │ │ │ str r0, [r5, r0, lsr #32] │ │ │ │ andseq r4, r0, r4, lsl #2 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r4, r0, r0, asr r0 │ │ │ │ - andeq fp, r6, r0, asr #24 │ │ │ │ - ldrdeq fp, [r6], -r8 │ │ │ │ - @ instruction: 0x0006bbbe │ │ │ │ - andeq fp, r6, ip, lsr #23 │ │ │ │ + andeq fp, r6, ip, lsr ip │ │ │ │ + ldrdeq fp, [r6], -r4 │ │ │ │ + @ instruction: 0x0006bbba │ │ │ │ + andeq fp, r6, r8, lsr #23 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fecfd364 <__bss_end__@@Base+0xfe9f7bb0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 1dea0cc <__bss_end__@@Base+0x1ae4918> │ │ │ │ blmi 1e12384 <__bss_end__@@Base+0x1b0cbd0> │ │ │ │ stmiavs r5, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldmpl r3, {r0, r1, r2, r7, r8, fp, sp, lr}^ │ │ │ │ @@ -409438,18 +409438,18 @@ │ │ │ │ andcs lr, r5, sl, lsl #19 │ │ │ │ blmi 3e0104 <__bss_end__@@Base+0xda950> │ │ │ │ @ instruction: 0xf853447b │ │ │ │ ldrb r0, [r2, -r0, lsr #32]! │ │ │ │ andseq r3, r0, r0, lsr pc │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r3, r0, r6, lsl #29 │ │ │ │ - andeq fp, r6, r0, lsr #20 │ │ │ │ - andeq fp, r6, lr, ror #19 │ │ │ │ - andeq fp, r6, r0, ror #19 │ │ │ │ - @ instruction: 0x0006b9bc │ │ │ │ + andeq fp, r6, ip, lsl sl │ │ │ │ + andeq fp, r6, sl, ror #19 │ │ │ │ + ldrdeq fp, [r6], -ip │ │ │ │ + @ instruction: 0x0006b9b8 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fecfd554 <__bss_end__@@Base+0xfe9f7da0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 1eea2bc <__bss_end__@@Base+0x1be4b08> │ │ │ │ blmi 1f12574 <__bss_end__@@Base+0x1c0cdc0> │ │ │ │ stmiavs r5, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldmpl r3, {r1, r2, r7, r8, fp, sp, lr}^ │ │ │ │ @@ -409566,18 +409566,18 @@ │ │ │ │ @ instruction: 0xf66fe737 │ │ │ │ blmi 3e0748 <__bss_end__@@Base+0xdaf94> │ │ │ │ @ instruction: 0xf853447b │ │ │ │ ldrb r0, [r0, -r0, lsr #32]! │ │ │ │ andseq r3, r0, r0, asr #26 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r3, r0, sl, lsl #25 │ │ │ │ - andeq fp, r6, ip, ror #16 │ │ │ │ - andeq fp, r6, r8, ror #15 │ │ │ │ - andeq fp, r6, lr, asr #15 │ │ │ │ - @ instruction: 0x0006b7bc │ │ │ │ + andeq fp, r6, r8, ror #16 │ │ │ │ + andeq fp, r6, r4, ror #15 │ │ │ │ + andeq fp, r6, sl, asr #15 │ │ │ │ + @ instruction: 0x0006b7b8 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fecfd754 <__bss_end__@@Base+0xfe9f7fa0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 212a4bc <__bss_end__@@Base+0x1e24d08> │ │ │ │ blmi 2152774 <__bss_end__@@Base+0x1e4cfc0> │ │ │ │ stmiavs r5, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldmpl r3, {r0, r1, r2, r7, r8, fp, sp, lr}^ │ │ │ │ @@ -409703,18 +409703,18 @@ │ │ │ │ strb r2, [sp, -r5] │ │ │ │ ldrbtmi r4, [fp], #-2824 @ 0xfffff4f8 │ │ │ │ eoreq pc, r0, r3, asr r8 @ │ │ │ │ svclt 0x0000e748 │ │ │ │ andseq r3, r0, r0, asr #22 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x00103ab8 │ │ │ │ - andeq fp, r6, r6, lsl #12 │ │ │ │ - andeq fp, r6, lr, asr #11 │ │ │ │ - @ instruction: 0x0006b5b0 │ │ │ │ - muleq r6, sl, r5 │ │ │ │ + andeq fp, r6, r2, lsl #12 │ │ │ │ + andeq fp, r6, sl, asr #11 │ │ │ │ + andeq fp, r6, ip, lsr #11 │ │ │ │ + muleq r6, r6, r5 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ addlt r4, r8, r5, asr sl │ │ │ │ @ instruction: 0x46044b55 │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @@ -409801,17 +409801,17 @@ │ │ │ │ @ instruction: 0xf66ee794 │ │ │ │ ldmib sp, {r1, r4, r5, r7, r9, sl, fp, sp, lr, pc}^ │ │ │ │ ldr r2, [r4, r2, lsl #16]! │ │ │ │ andseq r3, r0, r8, lsl r9 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r3, r0, r4, lsr #17 │ │ │ │ andseq r3, r0, r0, asr #16 │ │ │ │ - andeq fp, r6, lr, lsr r4 │ │ │ │ - andeq fp, r6, r0, lsr r4 │ │ │ │ - andeq fp, r6, lr, lsl r4 │ │ │ │ + andeq fp, r6, sl, lsr r4 │ │ │ │ + andeq fp, r6, ip, lsr #8 │ │ │ │ + andeq fp, r6, sl, lsl r4 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fecfdafc <__bss_end__@@Base+0xfe9f8348> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 1a2a864 <__bss_end__@@Base+0x17250b0> │ │ │ │ blmi 1a52b1c <__bss_end__@@Base+0x174d368> │ │ │ │ stmiavs r5, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldmpl r3, {r1, r2, r7, r8, fp, sp, lr}^ │ │ │ │ @@ -409909,17 +409909,17 @@ │ │ │ │ ldcl 6, cr15, [sl, #440] @ 0x1b8 │ │ │ │ ldrbtmi r4, [fp], #-2823 @ 0xfffff4f9 │ │ │ │ eoreq pc, r0, r3, asr r8 @ │ │ │ │ svclt 0x0000e790 │ │ │ │ mulseq r0, r8, r7 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x001036f0 │ │ │ │ - andeq fp, r6, sl, asr #5 │ │ │ │ - andeq fp, r6, r0, ror r2 │ │ │ │ - andeq fp, r6, r2, ror #4 │ │ │ │ + andeq fp, r6, r6, asr #5 │ │ │ │ + andeq fp, r6, ip, ror #4 │ │ │ │ + andeq fp, r6, lr, asr r2 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fecfdcac <__bss_end__@@Base+0xfe9f84f8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 1caa974 <__bss_end__@@Base+0x19a51c0> │ │ │ │ blmi 1cd2cf4 <__bss_end__@@Base+0x19cd540> │ │ │ │ stmiavs r5, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldmpl r3, {r1, r2, r7, r8, fp, sp, lr}^ │ │ │ │ @@ -410027,19 +410027,19 @@ │ │ │ │ @ instruction: 0xf66ee749 │ │ │ │ blmi 422014 <__bss_end__@@Base+0x11c860> │ │ │ │ @ instruction: 0xf853447b │ │ │ │ ldrb r0, [r6, -r0, lsr #32]! │ │ │ │ andseq r3, r0, r8, ror #11 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r3, r0, sl, asr #10 │ │ │ │ - andeq fp, r6, r6, asr #2 │ │ │ │ - andeq fp, r6, r8, lsl r1 │ │ │ │ - andeq fp, r6, r2, lsl #2 │ │ │ │ - strheq fp, [r6], -lr │ │ │ │ - andeq fp, r6, r8, lsl #1 │ │ │ │ + andeq fp, r6, r2, asr #2 │ │ │ │ + andeq fp, r6, r4, lsl r1 │ │ │ │ + strdeq fp, [r6], -lr │ │ │ │ + strheq fp, [r6], -sl │ │ │ │ + andeq fp, r6, r4, lsl #1 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fecfde8c <__bss_end__@@Base+0xfe9f86d8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 216abf4 <__bss_end__@@Base+0x1e65440> │ │ │ │ blmi 2192eac <__bss_end__@@Base+0x1e8d6f8> │ │ │ │ stmiavs r5, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldmpl r3, {r1, r2, r7, r8, fp, sp, lr}^ │ │ │ │ @@ -410165,20 +410165,20 @@ │ │ │ │ str r9, [r4, -r1, lsl #30]! │ │ │ │ bl ff7e483c <__bss_end__@@Base+0xff4df088> │ │ │ │ ldrbtmi r4, [fp], #-2825 @ 0xfffff4f7 │ │ │ │ eoreq pc, r0, r3, asr r8 @ │ │ │ │ svclt 0x0000e770 │ │ │ │ andseq r3, r0, r8, lsl #8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andeq sl, r6, lr, asr #31 │ │ │ │ + andeq sl, r6, sl, asr #31 │ │ │ │ andseq r3, r0, ip, lsr #6 │ │ │ │ - andeq sl, r6, r2, asr pc │ │ │ │ - andeq sl, r6, r4, lsr #29 │ │ │ │ - muleq r6, r6, lr │ │ │ │ - andeq sl, r6, lr, asr lr │ │ │ │ + andeq sl, r6, lr, asr #30 │ │ │ │ + andeq sl, r6, r0, lsr #29 │ │ │ │ + muleq r6, r2, lr │ │ │ │ + andeq sl, r6, sl, asr lr │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fecfe0b8 <__bss_end__@@Base+0xfe9f8904> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 216ae20 <__bss_end__@@Base+0x1e6566c> │ │ │ │ blmi 21930d8 <__bss_end__@@Base+0x1e8d924> │ │ │ │ stmiavs r5, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldmpl r3, {r1, r2, r7, r8, fp, sp, lr}^ │ │ │ │ @@ -410304,20 +410304,20 @@ │ │ │ │ str r9, [r4, -r1, lsl #30]! │ │ │ │ b ff264a68 <__bss_end__@@Base+0xfef5f2b4> │ │ │ │ ldrbtmi r4, [fp], #-2825 @ 0xfffff4f7 │ │ │ │ eoreq pc, r0, r3, asr r8 @ │ │ │ │ svclt 0x0000e770 │ │ │ │ @ instruction: 0x001031dc │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andeq sl, r6, r2, lsr #27 │ │ │ │ + muleq r6, lr, sp │ │ │ │ andseq r3, r0, r0, lsl #2 │ │ │ │ - andeq sl, r6, r6, lsr #26 │ │ │ │ - andeq sl, r6, r8, ror ip │ │ │ │ - andeq sl, r6, sl, ror #24 │ │ │ │ - andeq sl, r6, r2, lsr ip │ │ │ │ + andeq sl, r6, r2, lsr #26 │ │ │ │ + andeq sl, r6, r4, ror ip │ │ │ │ + andeq sl, r6, r6, ror #24 │ │ │ │ + andeq sl, r6, lr, lsr #24 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fecfe2e4 <__bss_end__@@Base+0xfe9f8b30> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 1caafac <__bss_end__@@Base+0x19a57f8> │ │ │ │ blmi 1cd332c <__bss_end__@@Base+0x19cdb78> │ │ │ │ stmiavs r5, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldmpl r3, {r1, r2, r7, r8, fp, sp, lr}^ │ │ │ │ @@ -410424,19 +410424,19 @@ │ │ │ │ strb r9, [sl, -r2, lsl #30] │ │ │ │ ldmib r2, {r1, r2, r3, r5, r6, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldrbtmi r4, [fp], #-2824 @ 0xfffff4f8 │ │ │ │ eoreq pc, r0, r3, asr r8 @ │ │ │ │ svclt 0x0000e795 │ │ │ │ @ instruction: 0x00102fb0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andeq sl, r6, lr, lsr #23 │ │ │ │ + andeq sl, r6, sl, lsr #23 │ │ │ │ @ instruction: 0x00102ed6 │ │ │ │ - @ instruction: 0x0006aab8 │ │ │ │ - andeq sl, r6, r0, ror sl │ │ │ │ - andeq sl, r6, r2, asr sl │ │ │ │ + @ instruction: 0x0006aab4 │ │ │ │ + andeq sl, r6, ip, ror #20 │ │ │ │ + andeq sl, r6, lr, asr #20 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c0f8cc │ │ │ │ @ instruction: 0xb0874ab9 │ │ │ │ @ instruction: 0x46044bb9 │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @@ -410622,19 +410622,19 @@ │ │ │ │ blls 2e13b0 <__bss_start@@Base+0x123a0> │ │ │ │ stmdacc r2, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf66ee796 │ │ │ │ svclt 0x0000e844 │ │ │ │ @ instruction: 0x00102dd0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r2, r0, r8, lsr #27 │ │ │ │ - andeq sl, r6, r0, lsl #18 │ │ │ │ - muleq r6, r8, r8 │ │ │ │ - @ instruction: 0x0006a7b8 │ │ │ │ - andeq sl, r6, r0, lsl #15 │ │ │ │ - andeq sl, r6, ip, asr r7 │ │ │ │ + strdeq sl, [r6], -ip │ │ │ │ + muleq r6, r4, r8 │ │ │ │ + @ instruction: 0x0006a7b4 │ │ │ │ + andeq sl, r6, ip, ror r7 │ │ │ │ + andeq sl, r6, r8, asr r7 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fecfe7d8 <__bss_end__@@Base+0xfe9f9024> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 1feb4a0 <__bss_end__@@Base+0x1ce5cec> │ │ │ │ blmi 2013820 <__bss_end__@@Base+0x1d0e06c> │ │ │ │ stmiavs r5, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldmpl r3, {r1, r2, r7, r8, fp, sp, lr}^ │ │ │ │ @@ -410754,19 +410754,19 @@ │ │ │ │ svcls 0x0002e7e9 │ │ │ │ @ instruction: 0xf66de730 │ │ │ │ blmi 3e34b4 <__bss_end__@@Base+0xddd00> │ │ │ │ @ instruction: 0xf853447b │ │ │ │ ldrb r0, [r9, -r0, lsr #32]! │ │ │ │ @ instruction: 0x00102abc │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x0006a6b8 │ │ │ │ + @ instruction: 0x0006a6b4 │ │ │ │ andseq r2, r0, r4, ror #19 │ │ │ │ - @ instruction: 0x0006a5bc │ │ │ │ - andeq sl, r6, r6, asr #10 │ │ │ │ - andeq sl, r6, r8, lsr #10 │ │ │ │ + @ instruction: 0x0006a5b8 │ │ │ │ + andeq sl, r6, r2, asr #10 │ │ │ │ + andeq sl, r6, r4, lsr #10 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fecfe9e8 <__bss_end__@@Base+0xfe9f9234> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi fe3ab6b0 <__bss_end__@@Base+0xfe0a5efc> │ │ │ │ blmi fe3d3a30 <__bss_end__@@Base+0xfe0ce27c> │ │ │ │ stmiavs r5, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldmpl r3, {r1, r2, r7, r8, fp, sp, lr}^ │ │ │ │ @@ -410901,20 +410901,20 @@ │ │ │ │ ldr r9, [r3, -r2, lsl #30] │ │ │ │ cdp 6, 1, cr15, cr8, cr13, {3} │ │ │ │ ldrbtmi r4, [fp], #-2825 @ 0xfffff4f7 │ │ │ │ eoreq pc, r0, r3, asr r8 @ │ │ │ │ svclt 0x0000e775 │ │ │ │ andseq r2, r0, ip, lsr #17 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andeq sl, r6, r2, ror r4 │ │ │ │ + andeq sl, r6, lr, ror #8 │ │ │ │ andseq r2, r0, r2, lsr #15 │ │ │ │ - @ instruction: 0x0006a3bc │ │ │ │ - andeq sl, r6, r4, lsr #6 │ │ │ │ - andeq sl, r6, r6, lsl r3 │ │ │ │ - ldrdeq sl, [r6], -lr │ │ │ │ + @ instruction: 0x0006a3b8 │ │ │ │ + andeq sl, r6, r0, lsr #6 │ │ │ │ + andeq sl, r6, r2, lsl r3 │ │ │ │ + ldrdeq sl, [r6], -sl @ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fecfec38 <__bss_end__@@Base+0xfe9f9484> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi fe3ab900 <__bss_end__@@Base+0xfe0a614c> │ │ │ │ blmi fe3d3c80 <__bss_end__@@Base+0xfe0ce4cc> │ │ │ │ stmiavs r5, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldmpl r3, {r1, r2, r7, r8, fp, sp, lr}^ │ │ │ │ @@ -411049,20 +411049,20 @@ │ │ │ │ ldr r9, [r3, -r2, lsl #30] │ │ │ │ ldcl 6, cr15, [r0], #436 @ 0x1b4 │ │ │ │ ldrbtmi r4, [fp], #-2825 @ 0xfffff4f7 │ │ │ │ eoreq pc, r0, r3, asr r8 @ │ │ │ │ svclt 0x0000e775 │ │ │ │ andseq r2, r0, ip, asr r6 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andeq sl, r6, r2, lsr #4 │ │ │ │ + andeq sl, r6, lr, lsl r2 │ │ │ │ andseq r2, r0, r2, asr r5 │ │ │ │ - andeq sl, r6, ip, ror #2 │ │ │ │ - ldrdeq sl, [r6], -r4 │ │ │ │ - andeq sl, r6, r6, asr #1 │ │ │ │ - andeq sl, r6, lr, lsl #1 │ │ │ │ + andeq sl, r6, r8, ror #2 │ │ │ │ + ldrdeq sl, [r6], -r0 │ │ │ │ + andeq sl, r6, r2, asr #1 │ │ │ │ + andeq sl, r6, sl, lsl #1 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fecfee88 <__bss_end__@@Base+0xfe9f96d4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi fe9ebb50 <__bss_end__@@Base+0xfe6e639c> │ │ │ │ blmi fea13ed0 <__bss_end__@@Base+0xfe70e71c> │ │ │ │ stmiavs r5, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldmpl r3, {r0, r1, r2, r7, r8, fp, sp, lr}^ │ │ │ │ @@ -411223,26 +411223,26 @@ │ │ │ │ @ instruction: 0xf66de785 │ │ │ │ blmi 5e2d64 <__bss_end__@@Base+0x2dd5b0> │ │ │ │ @ instruction: 0xf853447b │ │ │ │ str r0, [r8, -r0, lsr #32] │ │ │ │ andseq r2, r0, ip, lsl #8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andseq r2, r0, r6, ror r3 │ │ │ │ - andeq r9, r6, r8, ror pc │ │ │ │ - andeq r9, r6, r4, lsl pc │ │ │ │ - ldrdeq r1, [r3], -sl │ │ │ │ - strdeq r9, [r6], -r6 │ │ │ │ - andeq r9, r6, r6, asr #29 │ │ │ │ - andeq ip, r3, r0, asr #19 │ │ │ │ - muleq r6, r4, lr │ │ │ │ - andeq r1, r3, sl, asr lr │ │ │ │ - andeq r9, r6, r6, ror lr │ │ │ │ - andeq r1, r3, r0, lsr lr │ │ │ │ + andeq r9, r6, r4, ror pc │ │ │ │ + andeq r9, r6, r0, lsl pc │ │ │ │ + ldrdeq r1, [r3], -r6 │ │ │ │ strdeq r9, [r6], -r2 │ │ │ │ - ldrdeq r9, [r6], -r8 │ │ │ │ + andeq r9, r6, r2, asr #29 │ │ │ │ + @ instruction: 0x0003c9bc │ │ │ │ + muleq r6, r0, lr │ │ │ │ + andeq r1, r3, r6, asr lr │ │ │ │ + andeq r9, r6, r2, ror lr │ │ │ │ + andeq r1, r3, ip, lsr #28 │ │ │ │ + andeq r9, r6, lr, ror #27 │ │ │ │ + ldrdeq r9, [r6], -r4 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0090f8cc │ │ │ │ ldrcs pc, [ip, #2271]! @ 0x8df │ │ │ │ @ instruction: 0xf8dfb093 │ │ │ │ @ instruction: 0x460435bc │ │ │ │ @@ -411611,17 +411611,17 @@ │ │ │ │ movwls r2, #25344 @ 0x6300 │ │ │ │ @ instruction: 0xf47f2f00 │ │ │ │ ldr sl, [r9, #3457] @ 0xd81 │ │ │ │ andseq r2, r0, r4, lsr r1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq pc, pc, r2, ror #27 │ │ │ │ andeq pc, pc, r0, ror #27 │ │ │ │ - andeq r9, r6, lr, ror #25 │ │ │ │ + andeq r9, r6, sl, ror #25 │ │ │ │ andseq r1, r0, ip, asr #29 │ │ │ │ - andeq r1, r3, lr, lsr sl │ │ │ │ + andeq r1, r3, sl, lsr sl │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0088f8cc │ │ │ │ @ instruction: 0xf8dfb095 │ │ │ │ blge 3333e4 <__bss_end__@@Base+0x2dc30> │ │ │ │ ldrbtmi r2, [sl], #-1281 @ 0xfffffaff │ │ │ │ @@ -412367,23 +412367,23 @@ │ │ │ │ @ instruction: 0xf8c41c73 │ │ │ │ @ instruction: 0xf7ff3080 │ │ │ │ andcs fp, r6, lr, lsr sl │ │ │ │ blt 1ea70f0 <__bss_end__@@Base+0x1ba193c> │ │ │ │ andseq r1, r0, sl, asr #22 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x00101abe │ │ │ │ - andeq r9, r6, r8, lsl #7 │ │ │ │ - andeq r9, r6, r2, ror #4 │ │ │ │ + andeq r9, r6, r4, lsl #7 │ │ │ │ + andeq r9, r6, lr, asr r2 │ │ │ │ andeq pc, pc, r2, lsr r2 @ │ │ │ │ - andeq fp, r3, r2, asr ip │ │ │ │ - ldrdeq r8, [r6], -r4 │ │ │ │ - andeq r8, r6, sl, lsr pc │ │ │ │ - andeq fp, r3, r6, lsl #19 │ │ │ │ - andeq fp, r3, r4, ror r8 │ │ │ │ - andeq fp, r3, r4, asr r7 │ │ │ │ + andeq fp, r3, lr, asr #24 │ │ │ │ + ldrdeq r8, [r6], -r0 │ │ │ │ + andeq r8, r6, r6, lsr pc │ │ │ │ + andeq fp, r3, r2, lsl #19 │ │ │ │ + andeq fp, r3, r0, ror r8 │ │ │ │ + andeq fp, r3, r0, asr r7 │ │ │ │ @ instruction: 0x4652465b │ │ │ │ @ instruction: 0x46304639 │ │ │ │ blx 18670be <__bss_end__@@Base+0x156190a> │ │ │ │ @ instruction: 0xf8ddb9f8 │ │ │ │ @ instruction: 0xf9988018 │ │ │ │ @ instruction: 0xf8982000 │ │ │ │ bcs 1a9140 │ │ │ │ @@ -413208,40 +413208,40 @@ │ │ │ │ blcs 395c10 <__bss_end__@@Base+0x9045c> │ │ │ │ stcge 6, cr15, [r6], {63} @ 0x3f │ │ │ │ ldrbtmi r4, [sl], #-2589 @ 0xfffff5e3 │ │ │ │ eoreq pc, r3, r2, asr r8 @ │ │ │ │ @ instruction: 0xf43e2800 │ │ │ │ @ instruction: 0xf7feaba6 │ │ │ │ svclt 0x0000bbd9 │ │ │ │ - ldrdeq r8, [r6], -r6 │ │ │ │ - andeq r8, r6, sl, ror #20 │ │ │ │ - andeq r8, r6, r6, lsr #20 │ │ │ │ - andeq r8, r6, r4, ror #19 │ │ │ │ - andeq r8, r6, r2, lsr #19 │ │ │ │ - andeq r8, r6, r0, ror #18 │ │ │ │ - andeq r8, r6, ip, lsl r9 │ │ │ │ - ldrdeq r8, [r6], -r8 @ │ │ │ │ - muleq r6, r4, r8 │ │ │ │ - andeq r8, r6, r0, asr r8 │ │ │ │ - andeq r8, r6, ip, lsl #16 │ │ │ │ - andeq r8, r6, sl, asr #15 │ │ │ │ - andeq r8, r6, r8, lsl #15 │ │ │ │ - andeq r8, r6, r8, asr #14 │ │ │ │ - andeq r8, r6, r8, lsl #14 │ │ │ │ - muleq r6, r2, r6 │ │ │ │ - andeq r8, r6, r0, asr r6 │ │ │ │ + ldrdeq r8, [r6], -r2 │ │ │ │ + andeq r8, r6, r6, ror #20 │ │ │ │ + andeq r8, r6, r2, lsr #20 │ │ │ │ + andeq r8, r6, r0, ror #19 │ │ │ │ + muleq r6, lr, r9 │ │ │ │ + andeq r8, r6, ip, asr r9 │ │ │ │ + andeq r8, r6, r8, lsl r9 │ │ │ │ + ldrdeq r8, [r6], -r4 │ │ │ │ + muleq r6, r0, r8 │ │ │ │ + andeq r8, r6, ip, asr #16 │ │ │ │ + andeq r8, r6, r8, lsl #16 │ │ │ │ + andeq r8, r6, r6, asr #15 │ │ │ │ + andeq r8, r6, r4, lsl #15 │ │ │ │ + andeq r8, r6, r4, asr #14 │ │ │ │ + andeq r8, r6, r4, lsl #14 │ │ │ │ + andeq r8, r6, lr, lsl #13 │ │ │ │ + andeq r8, r6, ip, asr #12 │ │ │ │ @ instruction: 0x000fe6b6 │ │ │ │ - andeq r8, r6, r8, lsr #11 │ │ │ │ - strdeq r8, [r6], -r6 │ │ │ │ - andeq r8, r6, r0, ror #7 │ │ │ │ - andeq r8, r6, r2, lsr #7 │ │ │ │ - andeq r8, r6, r0, ror r3 │ │ │ │ - andeq r8, r6, r4, ror r0 │ │ │ │ - andeq r8, r6, r6, asr #32 │ │ │ │ - ldrdeq r7, [r6], -r2 │ │ │ │ + andeq r8, r6, r4, lsr #11 │ │ │ │ + strdeq r8, [r6], -r2 │ │ │ │ + ldrdeq r8, [r6], -ip │ │ │ │ + muleq r6, lr, r3 │ │ │ │ + andeq r8, r6, ip, ror #6 │ │ │ │ + andeq r8, r6, r0, ror r0 │ │ │ │ + andeq r8, r6, r2, asr #32 │ │ │ │ + andeq r7, r6, lr, asr #29 │ │ │ │ ldrtmi sl, [r8], -r7, lsl #18 │ │ │ │ blx fe7e1e <__bss_end__@@Base+0xce266a> │ │ │ │ stmdacs r0, {r0, r1, r9, sl, lr} │ │ │ │ mrshi pc, (UNDEF: 1) @ │ │ │ │ suble r2, r7, r5, lsl #16 │ │ │ │ @ instruction: 0xf43e2807 │ │ │ │ blcs 395cac <__bss_end__@@Base+0x904f8> │ │ │ │ @@ -413424,18 +413424,18 @@ │ │ │ │ stclge 4, cr15, [r3], #504 @ 0x1f8 │ │ │ │ blt ff0a816c <__bss_end__@@Base+0xfeda29b8> │ │ │ │ b 19e7b20 <__bss_end__@@Base+0x16e236c> │ │ │ │ @ instruction: 0x3604e9dd │ │ │ │ ldmdalt r8, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ stmibvs r7!, {r0, r1, r2, r8, r9, fp, ip, pc} │ │ │ │ svclt 0x0000e7a9 │ │ │ │ - andeq r7, r6, r6, lsr lr │ │ │ │ - andeq r7, r6, r6, lsl #28 │ │ │ │ - andeq r7, r6, r2, asr sp │ │ │ │ - ldrdeq r7, [r6], -r8 │ │ │ │ + andeq r7, r6, r2, lsr lr │ │ │ │ + andeq r7, r6, r2, lsl #28 │ │ │ │ + andeq r7, r6, lr, asr #26 │ │ │ │ + ldrdeq r7, [r6], -r4 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fed0139c <__bss_end__@@Base+0xfe9fbbe8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdbcs r0, {r3, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ strcs fp, [r6, #-3848] @ 0xfffff0f8 │ │ │ │ strmi sp, [r7], -r1, lsr #32 │ │ │ │ @@ -413467,16 +413467,16 @@ │ │ │ │ ldc2l 7, cr15, [r8, #-904] @ 0xfffffc78 │ │ │ │ @ instruction: 0xf66b4620 │ │ │ │ vstrcs d14, [r7, #-776] @ 0xfffffcf8 │ │ │ │ blmi 2e05dc <__bss_start@@Base+0x115cc> │ │ │ │ @ instruction: 0xf853447b │ │ │ │ strb r5, [r2, r5, lsr #32]! │ │ │ │ strb r2, [r0, r5, lsl #10]! │ │ │ │ - ldrdeq r7, [r6], -ip │ │ │ │ - andeq r7, r6, r0, asr #21 │ │ │ │ + ldrdeq r7, [r6], -r8 │ │ │ │ + @ instruction: 0x00067abc │ │ │ │ ldrlt fp, [r0, #-432] @ 0xfffffe50 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f8f8cc │ │ │ │ blvs fe1bba5c <__bss_end__@@Base+0xfdeb62a8> │ │ │ │ @ instruction: 0xf66bb108 │ │ │ │ stmdbvs r0!, {r3, r5, r7, r8, r9, fp, sp, lr, pc}^ │ │ │ │ @@ -413531,15 +413531,15 @@ │ │ │ │ @ instruction: 0xbd08b900 │ │ │ │ svclt 0x00882807 │ │ │ │ ldmle sl!, {r0, r1, r3, sp}^ │ │ │ │ ldrbtmi r4, [fp], #-2819 @ 0xfffff4fd │ │ │ │ eoreq pc, r0, r3, asr r8 @ │ │ │ │ andcs fp, r6, r8, lsl #26 │ │ │ │ svclt 0x00004770 │ │ │ │ - andeq r7, r6, r2, asr #19 │ │ │ │ + @ instruction: 0x000679be │ │ │ │ bvc fe2967d8 <__bss_end__@@Base+0xfdf91024> │ │ │ │ @ instruction: 0xf7feb90b │ │ │ │ strdcs fp, [r3], -pc @ │ │ │ │ andcs r4, r6, r0, ror r7 │ │ │ │ svclt 0x00004770 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fed01550 <__bss_end__@@Base+0xfe9fbd9c> │ │ │ │ @@ -414624,27 +414624,27 @@ │ │ │ │ cdp2 0, 15, cr15, cr14, cr4, {0} │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ @ instruction: 0xe7d8af55 │ │ │ │ ldm lr!, {r1, r3, r5, r6, r9, sl, ip, sp, lr, pc}^ │ │ │ │ andeq lr, pc, r4, ror #28 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq lr, pc, r8, lsr #28 │ │ │ │ - andeq r2, r3, r2, lsl #9 │ │ │ │ + andeq r2, r3, lr, ror r4 │ │ │ │ andseq r3, r2, r8, lsr r6 │ │ │ │ - andeq r9, r3, r4, ror #9 │ │ │ │ - strdeq r9, [r3], -sl │ │ │ │ - andeq r2, r3, r8, lsl r4 │ │ │ │ - strdeq r9, [r3], -sl │ │ │ │ - andeq r9, r3, ip, lsl r5 │ │ │ │ - andeq r9, r3, sl, lsr #10 │ │ │ │ - andeq r9, r3, r8, lsr r5 │ │ │ │ - ldrdeq r9, [r3], -r2 │ │ │ │ - andeq r9, r3, r2, lsr #10 │ │ │ │ - muleq r3, r8, r4 │ │ │ │ - andeq r9, r3, sl, lsr #9 │ │ │ │ + andeq r9, r3, r0, ror #9 │ │ │ │ + strdeq r9, [r3], -r6 │ │ │ │ + andeq r2, r3, r4, lsl r4 │ │ │ │ + strdeq r9, [r3], -r6 │ │ │ │ + andeq r9, r3, r8, lsl r5 │ │ │ │ + andeq r9, r3, r6, lsr #10 │ │ │ │ + andeq r9, r3, r4, lsr r5 │ │ │ │ + andeq r9, r3, lr, asr #9 │ │ │ │ + andeq r9, r3, lr, lsl r5 │ │ │ │ + muleq r3, r4, r4 │ │ │ │ + andeq r9, r3, r6, lsr #9 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fed02680 <__bss_end__@@Base+0xfe9fcecc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi eaf3a8 <__bss_end__@@Base+0xba9bf4> │ │ │ │ blmi ed76b4 <__bss_end__@@Base+0xbd1f00> │ │ │ │ ldrbtmi r4, [sl], #-1548 @ 0xfffff9f4 │ │ │ │ ldmpl r3, {r0, r2, r9, sl, lr}^ │ │ │ │ @@ -414696,15 +414696,15 @@ │ │ │ │ strmi pc, [r4], -r3, lsl #17 │ │ │ │ @ instruction: 0xf66ae7e5 │ │ │ │ strcs lr, [r0], #-2162 @ 0xfffff78e │ │ │ │ svclt 0x0000e7d0 │ │ │ │ andeq lr, pc, r2, lsl ip @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq lr, pc, r4, lsr #23 │ │ │ │ - andeq r7, r2, r8, asr #15 │ │ │ │ + andeq r7, r2, r4, asr #15 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fed02770 <__bss_end__@@Base+0xfe9fcfbc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 12af4b8 <__bss_end__@@Base+0xfa9d04> │ │ │ │ blmi 12d779c <__bss_end__@@Base+0xfd1fe8> │ │ │ │ ldrbtmi r4, [sl], #-1548 @ 0xfffff9f4 │ │ │ │ ldmpl r3, {r0, r2, r9, sl, lr}^ │ │ │ │ @@ -414939,20 +414939,20 @@ │ │ │ │ @ instruction: 0xf669e7db │ │ │ │ svclt 0x0000ee8e │ │ │ │ strdeq lr, [pc], -r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x000fe9be │ │ │ │ andseq r9, r5, r6, lsl #29 │ │ │ │ strdeq r1, [r2], -lr │ │ │ │ - @ instruction: 0x0002a3bc │ │ │ │ + @ instruction: 0x0002a3b8 │ │ │ │ andseq r9, r5, r6, asr #27 │ │ │ │ - andeq r9, r3, r4, ror r8 │ │ │ │ andeq r9, r3, r0, ror r8 │ │ │ │ - andeq r9, r3, r0, ror r8 │ │ │ │ - andeq lr, r2, r6, lsl #8 │ │ │ │ + andeq r9, r3, ip, ror #16 │ │ │ │ + andeq r9, r3, ip, ror #16 │ │ │ │ + andeq lr, r2, r2, lsl #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fed02b50 <__bss_end__@@Base+0xfe9fd39c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 17ef8d8 <__bss_end__@@Base+0x14ea124> │ │ │ │ blmi 1817b70 <__bss_end__@@Base+0x15123bc> │ │ │ │ ldrbtmi r4, [sl], #-1548 @ 0xfffff9f4 │ │ │ │ ldmpl r3, {r0, r2, r9, sl, lr}^ │ │ │ │ @@ -415411,15 +415411,15 @@ │ │ │ │ @ instruction: 0xf669e7ce │ │ │ │ svclt 0x0000eade │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq lr, pc, sl, asr #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq lr, pc, r8, lsl #1 │ │ │ │ - ldrdeq r9, [r2], -ip │ │ │ │ + ldrdeq r9, [r2], -r8 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fed0329c <__bss_end__@@Base+0xfe9fdae8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bvs 1230064 <__bss_end__@@Base+0xf2a8b0> │ │ │ │ tstlt sl, r0, lsl #12 │ │ │ │ ldcllt 6, cr4, [r0, #-192]! @ 0xffffff40 │ │ │ │ teqcs r9, sp, lsl #12 │ │ │ │ @@ -416537,22 +416537,22 @@ │ │ │ │ andeq sp, pc, r6, asr #17 │ │ │ │ andeq sp, pc, ip, lsr #15 │ │ │ │ ldrdeq sp, [pc], -lr │ │ │ │ andeq sp, pc, ip, ror #11 │ │ │ │ andeq sp, pc, r6, asr #11 │ │ │ │ andeq sp, pc, r6, lsl #11 │ │ │ │ andeq sp, pc, lr, lsl #10 │ │ │ │ - andeq r8, r3, r8, asr #11 │ │ │ │ + andeq r8, r3, r4, asr #11 │ │ │ │ andeq sp, pc, r6, asr #8 │ │ │ │ ldrdeq sp, [pc], -r2 │ │ │ │ - andeq lr, r2, r8, lsr #29 │ │ │ │ + andeq lr, r2, r4, lsr #29 │ │ │ │ andeq sp, pc, r2, lsl #7 │ │ │ │ andeq sp, pc, sl, lsl #5 │ │ │ │ andeq r2, r2, r2, asr r8 │ │ │ │ - andeq r9, r3, r0, asr r6 │ │ │ │ + andeq r9, r3, ip, asr #12 │ │ │ │ andeq r0, r2, lr, asr #15 │ │ │ │ andeq sp, pc, sl, asr #3 │ │ │ │ andeq sp, pc, r2, asr #2 │ │ │ │ muleq pc, ip, r0 @ │ │ │ │ andeq ip, pc, r0, lsr #31 │ │ │ │ vstrcs s12, [r0, #-404] @ 0xfffffe6c │ │ │ │ adcshi pc, r6, r0 │ │ │ │ @@ -416900,25 +416900,25 @@ │ │ │ │ @ instruction: 0xf668e452 │ │ │ │ @ instruction: 0xf7ffe8f2 │ │ │ │ strcs fp, [r5, -r8, lsl #16] │ │ │ │ stmdalt r5, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ andeq ip, pc, lr, lsr #27 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq ip, pc, r6, lsr #26 │ │ │ │ - strdeq r8, [r3], -ip │ │ │ │ - @ instruction: 0x00037cba │ │ │ │ - andeq r7, r3, r6, ror #27 │ │ │ │ - ldrdeq pc, [r2], -sl │ │ │ │ - andeq r8, r2, lr, ror #13 │ │ │ │ - @ instruction: 0x0002b6b2 │ │ │ │ - andeq r0, r3, r8, lsl #14 │ │ │ │ - andeq pc, r2, r4, ror #27 │ │ │ │ + strdeq r8, [r3], -r8 @ │ │ │ │ + @ instruction: 0x00037cb6 │ │ │ │ + andeq r7, r3, r2, ror #27 │ │ │ │ + ldrdeq pc, [r2], -r6 │ │ │ │ + andeq r8, r2, sl, ror #13 │ │ │ │ + andeq fp, r2, lr, lsr #13 │ │ │ │ + andeq r0, r3, r4, lsl #14 │ │ │ │ + andeq pc, r2, r0, ror #27 │ │ │ │ strdeq ip, [pc], -r6 │ │ │ │ andeq ip, pc, r2, asr #19 │ │ │ │ - andeq r7, r3, ip, ror #19 │ │ │ │ + andeq r7, r3, r8, ror #19 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00a8f8cc │ │ │ │ addlt r4, pc, sp, ror #21 │ │ │ │ strmi r4, [sp], -sp, ror #23 │ │ │ │ stmdavs lr, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ @@ -417157,16 +417157,16 @@ │ │ │ │ ldmdbvs sl, {r0, r2, r8, fp, ip, pc}^ │ │ │ │ @ instruction: 0x47906c98 │ │ │ │ svclt 0x0000e64c │ │ │ │ andeq ip, pc, r8, lsl #17 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq ip, pc, ip, lsr r8 @ │ │ │ │ andeq ip, pc, lr, lsl r8 @ │ │ │ │ - andeq r7, r3, lr, asr #16 │ │ │ │ - ldrdeq pc, [r2], -r2 │ │ │ │ + andeq r7, r3, sl, asr #16 │ │ │ │ + andeq pc, r2, lr, asr #19 │ │ │ │ andeq ip, pc, lr, ror #10 │ │ │ │ andeq pc, r1, r4, ror r9 @ │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d8f8cc │ │ │ │ addlt r4, r4, ip, lsr sl │ │ │ │ @@ -417480,15 +417480,15 @@ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq ip, pc, r8, asr r1 @ │ │ │ │ andeq ip, pc, r6, lsl #2 │ │ │ │ strheq ip, [pc], -r2 │ │ │ │ muleq pc, r6, r0 @ │ │ │ │ andeq ip, pc, lr, ror r0 @ │ │ │ │ andeq ip, pc, ip, asr r0 @ │ │ │ │ - andeq r3, r3, r2, ror #27 │ │ │ │ + ldrdeq r3, [r3], -lr │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fed052f0 <__bss_end__@@Base+0xfe9ffb3c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 7f2058 <__bss_end__@@Base+0x4ec8a4> │ │ │ │ blmi 81a310 <__bss_end__@@Base+0x514b5c> │ │ │ │ ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @@ -418056,16 +418056,16 @@ │ │ │ │ ldrdeq lr, [r1, -r4] │ │ │ │ ldc2 0, cr15, [r8], {1} │ │ │ │ @ instruction: 0xf8c4b108 │ │ │ │ ldmvs fp!, {r2, ip, pc}^ │ │ │ │ adcsmi r3, r3, #20, 10 @ 0x5000000 │ │ │ │ pop {r0, r1, r2, r3, r5, r6, r7, fp, ip, lr, pc} │ │ │ │ svclt 0x000083f8 │ │ │ │ - andeq r6, r3, r8, lsl r8 │ │ │ │ - andeq r6, r3, r4, lsr #16 │ │ │ │ + andeq r6, r3, r4, lsl r8 │ │ │ │ + andeq r6, r3, r0, lsr #16 │ │ │ │ svcmi 0x00f8e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d8f8cc │ │ │ │ tstlt r3, #13303808 @ 0xcb0000 │ │ │ │ stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ strbmi r4, [sl], fp, lsl #13 │ │ │ │ @@ -418206,28 +418206,28 @@ │ │ │ │ @ instruction: 0xd1b62800 │ │ │ │ @ instruction: 0x46294a12 │ │ │ │ movwcs r4, #17968 @ 0x4630 │ │ │ │ @ instruction: 0xf001447a │ │ │ │ stmdacs r0, {r0, r1, r2, r5, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ ldrb sp, [pc, -sp, lsr #3] │ │ │ │ svclt 0x00004770 │ │ │ │ - andeq r5, r3, r8, asr #24 │ │ │ │ - andeq r6, r3, r2, asr r7 │ │ │ │ - andeq r6, r3, r6, asr #14 │ │ │ │ - andeq r6, r3, r0, lsr #14 │ │ │ │ - andeq lr, r2, sl, lsr fp │ │ │ │ - andeq r6, r3, r2, ror r6 │ │ │ │ + andeq r5, r3, r4, asr #24 │ │ │ │ + andeq r6, r3, lr, asr #14 │ │ │ │ + andeq r6, r3, r2, asr #14 │ │ │ │ + andeq r6, r3, ip, lsl r7 │ │ │ │ + andeq lr, r2, r6, lsr fp │ │ │ │ + andeq r6, r3, lr, ror #12 │ │ │ │ andeq lr, r1, r8, asr r5 │ │ │ │ - muleq r3, lr, lr │ │ │ │ - andeq r6, r3, lr, lsr #12 │ │ │ │ - andeq r6, r3, r4, lsr #19 │ │ │ │ + muleq r3, sl, lr │ │ │ │ + andeq r6, r3, sl, lsr #12 │ │ │ │ + andeq r6, r3, r0, lsr #19 │ │ │ │ andeq lr, r1, r6, asr #9 │ │ │ │ andeq lr, r1, r4, asr #11 │ │ │ │ - ldrdeq fp, [r2], -sl │ │ │ │ - ldrdeq r7, [r2], -r4 │ │ │ │ + ldrdeq fp, [r2], -r6 │ │ │ │ + ldrdeq r7, [r2], -r0 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b0f8cc │ │ │ │ @ instruction: 0xb08b4ab3 │ │ │ │ @ instruction: 0x460c4bb3 │ │ │ │ @ instruction: 0x4605447a │ │ │ │ @@ -418407,15 +418407,15 @@ │ │ │ │ @ instruction: 0xf63f2b06 │ │ │ │ @ instruction: 0xe7b8af14 │ │ │ │ @ instruction: 0xf63f2806 │ │ │ │ usada8 r7, r0, pc, sl @ │ │ │ │ andeq fp, pc, r4, lsl r4 @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq lr, r1, sl, ror r9 │ │ │ │ - strdeq r1, [r3], -r4 │ │ │ │ + strdeq r1, [r3], -r0 │ │ │ │ ldrdeq lr, [r1], -r0 │ │ │ │ andeq fp, pc, r2, lsr #6 │ │ │ │ andeq fp, pc, r8, lsl #6 │ │ │ │ andeq fp, pc, r8, ror #5 │ │ │ │ andeq fp, pc, r8, asr #5 │ │ │ │ andeq fp, pc, r0, lsl #5 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ @@ -419373,240 +419373,240 @@ │ │ │ │ ldrbtmi r4, [sp], #-1147 @ 0xfffffb85 │ │ │ │ ldr r3, [ip], #-776 @ 0xfffffcf8 │ │ │ │ strbtcs r4, [r1], #-3545 @ 0xfffff227 │ │ │ │ ldrbtmi r4, [sp], #-3033 @ 0xfffff427 │ │ │ │ ldr r4, [r6], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf47f42ba │ │ │ │ ldrt sl, [r1], #-3101 @ 0xfffff3e3 │ │ │ │ - strdeq r2, [r6], -r0 │ │ │ │ - ldrdeq r2, [r6], -ip │ │ │ │ + andeq r2, r6, ip, ror #17 │ │ │ │ + ldrdeq r2, [r6], -r8 │ │ │ │ andeq r8, pc, lr, ror fp @ │ │ │ │ - andeq r3, r2, ip, asr r6 │ │ │ │ - ldrdeq r2, [r6], -sl │ │ │ │ + andeq r3, r2, r8, asr r6 │ │ │ │ + ldrdeq r2, [r6], -r6 │ │ │ │ andeq r8, pc, r4, lsr #22 │ │ │ │ - andeq r3, r2, r6, lsr r8 │ │ │ │ + andeq r3, r2, r2, lsr r8 │ │ │ │ andeq r8, pc, r0, lsl fp @ │ │ │ │ - andeq r5, r3, r2, ror sl │ │ │ │ + andeq r5, r3, lr, ror #20 │ │ │ │ strdeq r8, [pc], -ip │ │ │ │ - ldrdeq r6, [r3], -sl │ │ │ │ + ldrdeq r6, [r3], -r6 @ │ │ │ │ andeq r8, pc, r8, ror #21 │ │ │ │ - andeq sp, r2, r6, ror sp │ │ │ │ + andeq sp, r2, r2, ror sp │ │ │ │ ldrdeq r8, [pc], -r4 │ │ │ │ - andeq ip, r2, lr, asr r4 │ │ │ │ + andeq ip, r2, sl, asr r4 │ │ │ │ andeq r8, pc, r0, asr #21 │ │ │ │ - muleq r3, lr, r4 │ │ │ │ + muleq r3, sl, r4 │ │ │ │ andeq r8, pc, ip, lsr #21 │ │ │ │ - muleq r3, r2, r6 │ │ │ │ + andeq r6, r3, lr, lsl #13 │ │ │ │ muleq pc, r8, sl @ │ │ │ │ - andeq sp, r2, lr, asr #24 │ │ │ │ + andeq sp, r2, sl, asr #24 │ │ │ │ andeq r8, pc, r4, lsl #21 │ │ │ │ andeq ip, r1, lr, lsr #26 │ │ │ │ andeq r8, pc, r0, ror sl @ │ │ │ │ - andeq sp, r2, sl, lsl #24 │ │ │ │ + andeq sp, r2, r6, lsl #24 │ │ │ │ andeq r8, pc, ip, asr sl @ │ │ │ │ - andeq sp, r2, r6, lsl ip │ │ │ │ + andeq sp, r2, r2, lsl ip │ │ │ │ andeq r8, pc, r8, asr #20 │ │ │ │ - andeq sp, r2, r6, lsl #24 │ │ │ │ + andeq sp, r2, r2, lsl #24 │ │ │ │ andeq r8, pc, r4, lsr sl @ │ │ │ │ strdeq lr, [r1], -sl │ │ │ │ andeq r8, pc, r0, lsr #20 │ │ │ │ - andeq sp, r2, r2, ror #23 │ │ │ │ + ldrdeq sp, [r2], -lr │ │ │ │ andeq r8, pc, ip, lsl #20 │ │ │ │ - andeq r6, r3, r2, ror #11 │ │ │ │ + ldrdeq r6, [r3], -lr │ │ │ │ strdeq r8, [pc], -r8 @ │ │ │ │ - andeq r0, r3, r6, lsl #12 │ │ │ │ + andeq r0, r3, r2, lsl #12 │ │ │ │ andeq r8, pc, r4, ror #19 │ │ │ │ - andeq sp, r2, r6, asr lr │ │ │ │ + andeq sp, r2, r2, asr lr │ │ │ │ ldrdeq r8, [pc], -r0 │ │ │ │ - andeq r6, r3, r2, lsr #11 │ │ │ │ + muleq r3, lr, r5 │ │ │ │ @ instruction: 0x000f89bc │ │ │ │ - andeq r6, r3, sl, lsl #11 │ │ │ │ + andeq r6, r3, r6, lsl #11 │ │ │ │ andeq r8, pc, r8, lsr #19 │ │ │ │ - andeq sp, r2, sl, ror fp │ │ │ │ + andeq sp, r2, r6, ror fp │ │ │ │ muleq pc, r4, r9 @ │ │ │ │ - andeq pc, r2, lr, asr #12 │ │ │ │ + andeq pc, r2, sl, asr #12 │ │ │ │ andeq r8, pc, r0, lsl #19 │ │ │ │ - andeq r6, r3, r2, asr #10 │ │ │ │ + andeq r6, r3, lr, lsr r5 │ │ │ │ andeq r8, pc, ip, ror #18 │ │ │ │ strdeq sp, [r1], -lr │ │ │ │ andeq r8, pc, r8, asr r9 @ │ │ │ │ - andeq r0, r3, r6, lsl #23 │ │ │ │ + andeq r0, r3, r2, lsl #23 │ │ │ │ andeq r8, pc, r4, asr #18 │ │ │ │ - andeq sp, r2, sl, lsl #22 │ │ │ │ + andeq sp, r2, r6, lsl #22 │ │ │ │ andeq r8, pc, r0, lsr r9 @ │ │ │ │ - andeq r6, r3, sl, ror #9 │ │ │ │ + andeq r6, r3, r6, ror #9 │ │ │ │ andeq r8, pc, ip, lsl r9 @ │ │ │ │ - andeq sp, r2, r2, lsl fp │ │ │ │ + andeq sp, r2, lr, lsl #22 │ │ │ │ andeq r8, pc, r8, lsl #18 │ │ │ │ - @ instruction: 0x000364b6 │ │ │ │ + @ instruction: 0x000364b2 │ │ │ │ strdeq r8, [pc], -r4 │ │ │ │ - andeq r1, r3, r2, lsr #25 │ │ │ │ + muleq r3, lr, ip │ │ │ │ andeq r8, pc, r0, ror #17 │ │ │ │ andeq lr, r1, sl, ror #9 │ │ │ │ andeq r8, pc, ip, asr #17 │ │ │ │ - andeq r2, r3, r6, lsl #28 │ │ │ │ + andeq r2, r3, r2, lsl #28 │ │ │ │ @ instruction: 0x000f88b8 │ │ │ │ - andeq r6, r3, r2, ror #8 │ │ │ │ + andeq r6, r3, lr, asr r4 │ │ │ │ andeq r8, pc, r4, lsr #17 │ │ │ │ - ldrdeq r3, [r2], -sl │ │ │ │ + ldrdeq r3, [r2], -r6 │ │ │ │ muleq pc, r0, r8 @ │ │ │ │ - andeq r6, r3, r2, lsr r4 │ │ │ │ + andeq r6, r3, lr, lsr #8 │ │ │ │ andeq r8, pc, ip, ror r8 @ │ │ │ │ - andeq r6, r3, r6, lsl r4 │ │ │ │ + andeq r6, r3, r2, lsl r4 │ │ │ │ andeq r8, pc, r8, ror #16 │ │ │ │ - andeq sp, r2, lr, ror sl │ │ │ │ + andeq sp, r2, sl, ror sl │ │ │ │ andeq r8, pc, r4, asr r8 @ │ │ │ │ - andeq r6, r3, r6, ror #7 │ │ │ │ + andeq r6, r3, r2, ror #7 │ │ │ │ andeq r8, pc, r0, asr #16 │ │ │ │ - andeq r6, r2, sl, lsl r0 │ │ │ │ + andeq r6, r2, r6, lsl r0 │ │ │ │ andeq r8, pc, ip, lsr #16 │ │ │ │ - andeq r1, r3, r6, ror #16 │ │ │ │ + andeq r1, r3, r2, ror #16 │ │ │ │ andeq r8, pc, r8, lsl r8 @ │ │ │ │ - andeq r6, r3, r2, lsr #7 │ │ │ │ + muleq r3, lr, r3 │ │ │ │ andeq r8, pc, r4, lsl #16 │ │ │ │ - andeq sp, r2, r2, lsr #19 │ │ │ │ + muleq r2, lr, r9 │ │ │ │ strdeq r8, [pc], -r0 │ │ │ │ - andeq r6, r3, sl, ror #6 │ │ │ │ + andeq r6, r3, r6, ror #6 │ │ │ │ ldrdeq r8, [pc], -ip │ │ │ │ andeq lr, r1, sl, lsr #7 │ │ │ │ andeq r8, pc, r8, asr #15 │ │ │ │ - andeq lr, r2, r6, ror #4 │ │ │ │ + andeq lr, r2, r2, ror #4 │ │ │ │ @ instruction: 0x000f87b4 │ │ │ │ - @ instruction: 0x000349ba │ │ │ │ + @ instruction: 0x000349b6 │ │ │ │ andeq r8, pc, r0, lsr #15 │ │ │ │ - andeq sp, r2, r6, lsr r9 │ │ │ │ + andeq sp, r2, r2, lsr r9 │ │ │ │ andeq r8, pc, ip, lsl #15 │ │ │ │ - andeq r5, r3, r6, lsr r7 │ │ │ │ + andeq r5, r3, r2, lsr r7 │ │ │ │ andeq r8, pc, r8, ror r7 @ │ │ │ │ - andeq r9, r2, sl, lsr sp │ │ │ │ + andeq r9, r2, r6, lsr sp │ │ │ │ andeq r8, pc, r4, ror #14 │ │ │ │ - andeq sp, r2, sl, ror #19 │ │ │ │ + andeq sp, r2, r6, ror #19 │ │ │ │ andeq r8, pc, r0, asr r7 @ │ │ │ │ andeq ip, r1, r2, lsl #20 │ │ │ │ andeq r8, pc, ip, lsr r7 @ │ │ │ │ - @ instruction: 0x000362b2 │ │ │ │ + andeq r6, r3, lr, lsr #5 │ │ │ │ andeq r8, pc, r8, lsr #14 │ │ │ │ - andeq sp, r2, sl, asr #18 │ │ │ │ + andeq sp, r2, r6, asr #18 │ │ │ │ andeq r8, pc, r4, lsl r7 @ │ │ │ │ - andeq sp, r2, r6, ror r9 │ │ │ │ + andeq sp, r2, r2, ror r9 │ │ │ │ andeq r8, pc, r0, lsl #14 │ │ │ │ - andeq r4, r3, r2, asr ip │ │ │ │ + andeq r4, r3, lr, asr #24 │ │ │ │ andeq r8, pc, ip, ror #13 │ │ │ │ andeq ip, r1, r2, ror pc │ │ │ │ ldrdeq r8, [pc], -r8 @ │ │ │ │ - andeq sp, r2, r2, lsl #18 │ │ │ │ + strdeq sp, [r2], -lr │ │ │ │ andeq r8, pc, r4, asr #13 │ │ │ │ - andeq r6, r3, r2, lsr r2 │ │ │ │ + andeq r6, r3, lr, lsr #4 │ │ │ │ @ instruction: 0x000f86b0 │ │ │ │ - andeq r5, r3, lr, asr r6 │ │ │ │ + andeq r5, r3, sl, asr r6 │ │ │ │ muleq pc, ip, r6 @ │ │ │ │ - andeq r6, r3, r6, lsl #4 │ │ │ │ + andeq r6, r3, r2, lsl #4 │ │ │ │ andeq r8, pc, r8, lsl #13 │ │ │ │ - andeq r0, r3, sl, asr lr │ │ │ │ + andeq r0, r3, r6, asr lr │ │ │ │ andeq r8, pc, r4, ror r6 @ │ │ │ │ - ldrdeq r6, [r3], -sl │ │ │ │ + ldrdeq r6, [r3], -r6 @ │ │ │ │ andeq r8, pc, r0, ror #12 │ │ │ │ - @ instruction: 0x000361be │ │ │ │ + @ instruction: 0x000361ba │ │ │ │ andeq r8, pc, ip, asr #12 │ │ │ │ - andeq r6, r3, r2, lsr #3 │ │ │ │ + muleq r3, lr, r1 │ │ │ │ andeq r8, pc, r8, lsr r6 @ │ │ │ │ - andeq r6, r2, sl, lsr r0 │ │ │ │ + andeq r6, r2, r6, lsr r0 │ │ │ │ andeq r8, pc, r4, lsr #12 │ │ │ │ - andeq r6, r3, lr, ror #2 │ │ │ │ + andeq r6, r3, sl, ror #2 │ │ │ │ andeq r8, pc, r0, lsl r6 @ │ │ │ │ muleq r1, sl, pc @ │ │ │ │ strdeq r8, [pc], -ip │ │ │ │ - andeq r6, r3, r2, asr #2 │ │ │ │ + andeq r6, r3, lr, lsr r1 │ │ │ │ andeq r8, pc, r8, ror #11 │ │ │ │ - andeq r6, r3, r6, lsr #2 │ │ │ │ + andeq r6, r3, r2, lsr #2 │ │ │ │ ldrdeq r8, [pc], -r4 │ │ │ │ - andeq r6, r3, r6, lsl #2 │ │ │ │ + andeq r6, r3, r2, lsl #2 │ │ │ │ andeq r8, pc, r0, asr #11 │ │ │ │ - andeq ip, r2, sl, lsl #31 │ │ │ │ + andeq ip, r2, r6, lsl #31 │ │ │ │ andeq r8, pc, ip, lsr #11 │ │ │ │ - andeq r0, r3, r2, lsl #28 │ │ │ │ + strdeq r0, [r3], -lr │ │ │ │ muleq pc, r8, r5 @ │ │ │ │ - andeq sp, r2, r6, lsr #29 │ │ │ │ + andeq sp, r2, r2, lsr #29 │ │ │ │ andeq r8, pc, r4, lsl #11 │ │ │ │ - andeq sp, r2, lr, asr #14 │ │ │ │ + andeq sp, r2, sl, asr #14 │ │ │ │ andeq r8, pc, r0, ror r5 @ │ │ │ │ andeq ip, r1, sl, lsl r2 │ │ │ │ andeq r8, pc, lr, asr r5 @ │ │ │ │ - andeq r0, r3, r8, lsl #23 │ │ │ │ + andeq r0, r3, r4, lsl #23 │ │ │ │ andeq r8, pc, ip, asr #10 │ │ │ │ - andeq r3, r3, r2, asr sp │ │ │ │ + andeq r3, r3, lr, asr #26 │ │ │ │ andeq r8, pc, sl, lsr r5 @ │ │ │ │ - andeq r6, r3, r0, rrx │ │ │ │ + andeq r6, r3, ip, asr r0 │ │ │ │ andeq r8, pc, r8, lsr #10 │ │ │ │ - andeq fp, r2, sl, lsr #29 │ │ │ │ + andeq fp, r2, r6, lsr #29 │ │ │ │ andeq r8, pc, r6, lsl r5 @ │ │ │ │ - andeq sp, r2, r0, lsl #15 │ │ │ │ + andeq sp, r2, ip, ror r7 │ │ │ │ andeq r8, pc, r8, lsl #10 │ │ │ │ - andeq r6, r3, r6, lsr #32 │ │ │ │ + andeq r6, r3, r2, lsr #32 │ │ │ │ strdeq r8, [pc], -sl │ │ │ │ - andeq sp, r2, r8, ror r7 │ │ │ │ + andeq sp, r2, r4, ror r7 │ │ │ │ andeq r8, pc, ip, ror #9 │ │ │ │ andeq fp, r1, r2, lsl sp │ │ │ │ ldrdeq r8, [pc], -lr │ │ │ │ - andeq sp, r2, ip, lsr #13 │ │ │ │ + andeq sp, r2, r8, lsr #13 │ │ │ │ ldrdeq r8, [pc], -r0 │ │ │ │ - andeq r5, r3, r6, ror #31 │ │ │ │ + andeq r5, r3, r2, ror #31 │ │ │ │ andeq r8, pc, r2, asr #9 │ │ │ │ - andeq r5, r3, ip, asr #31 │ │ │ │ + andeq r5, r3, r8, asr #31 │ │ │ │ @ instruction: 0x000f84b4 │ │ │ │ - muleq r2, r2, r7 │ │ │ │ + andeq sl, r2, lr, lsl #15 │ │ │ │ andeq r8, pc, r6, lsr #9 │ │ │ │ - andeq r5, r3, r4, lsr #31 │ │ │ │ + andeq r5, r3, r0, lsr #31 │ │ │ │ muleq pc, r8, r4 @ │ │ │ │ - andeq r4, r3, sl, lsr #22 │ │ │ │ + andeq r4, r3, r6, lsr #22 │ │ │ │ andeq r8, pc, sl, lsl #9 │ │ │ │ - muleq r2, ip, r3 │ │ │ │ + muleq r2, r8, r3 │ │ │ │ andeq r8, pc, ip, ror r4 @ │ │ │ │ - andeq sp, r2, r6, lsl #13 │ │ │ │ + andeq sp, r2, r2, lsl #13 │ │ │ │ andeq r8, pc, lr, ror #8 │ │ │ │ - andeq r5, r3, r4, ror #30 │ │ │ │ + andeq r5, r3, r0, ror #30 │ │ │ │ andeq r8, pc, r0, ror #8 │ │ │ │ andeq r1, r2, r2, lsl #10 │ │ │ │ andeq r8, pc, r2, asr r4 @ │ │ │ │ andeq lr, r1, ip, asr #32 │ │ │ │ andeq r8, pc, r4, asr #8 │ │ │ │ - andeq r5, r3, r2, lsr pc │ │ │ │ + andeq r5, r3, lr, lsr #30 │ │ │ │ andeq r8, pc, r6, lsr r4 @ │ │ │ │ - andeq r5, r3, r4, lsl #15 │ │ │ │ + andeq r5, r3, r0, lsl #15 │ │ │ │ andeq r8, pc, r8, lsr #8 │ │ │ │ - andeq r5, r3, lr, lsl #30 │ │ │ │ + andeq r5, r3, sl, lsl #30 │ │ │ │ andeq r8, pc, sl, lsl r4 @ │ │ │ │ - strdeq r5, [r3], -r8 │ │ │ │ + strdeq r5, [r3], -r4 │ │ │ │ andeq r8, pc, ip, lsl #8 │ │ │ │ - andeq r5, r3, r2, asr #9 │ │ │ │ + @ instruction: 0x000354be │ │ │ │ strdeq r8, [pc], -lr │ │ │ │ - andeq sp, r2, r4, lsr #11 │ │ │ │ + andeq sp, r2, r0, lsr #11 │ │ │ │ strdeq r8, [pc], -r0 │ │ │ │ - andeq r5, r3, r6, asr #29 │ │ │ │ + andeq r5, r3, r2, asr #29 │ │ │ │ andeq r8, pc, r2, ror #7 │ │ │ │ - andeq r5, r3, r8, lsr #31 │ │ │ │ + andeq r5, r3, r4, lsr #31 │ │ │ │ ldrdeq r8, [pc], -r4 │ │ │ │ - andeq sp, r2, r2, asr #10 │ │ │ │ + andeq sp, r2, lr, lsr r5 │ │ │ │ andeq r8, pc, r6, asr #7 │ │ │ │ - andeq r6, r2, ip, ror #26 │ │ │ │ + andeq r6, r2, r8, ror #26 │ │ │ │ @ instruction: 0x000f83b8 │ │ │ │ - andeq r1, r3, r2, ror #31 │ │ │ │ - andeq r2, r3, sl, ror sp │ │ │ │ + ldrdeq r1, [r3], -lr │ │ │ │ + andeq r2, r3, r6, ror sp │ │ │ │ andeq r8, pc, r8, lsr #7 │ │ │ │ movwcs r4, #2312 @ 0x908 │ │ │ │ and r4, r2, r9, ror r4 │ │ │ │ blcs 1c3cde4 <__bss_end__@@Base+0x1937630> │ │ │ │ bl 224200 │ │ │ │ ldmdavs r2, {r0, r1, r6, r7, r9}^ │ │ │ │ mvnsle r4, r2, lsl #5 │ │ │ │ eorseq pc, r3, r1, asr r8 @ │ │ │ │ stmdami r2, {r4, r5, r6, r8, r9, sl, lr} │ │ │ │ @ instruction: 0x47704478 │ │ │ │ andeq r8, pc, ip, lsr r0 @ │ │ │ │ - andeq r5, r2, r4, ror r4 │ │ │ │ + andeq r5, r2, r0, ror r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed07408 <__bss_end__@@Base+0xfea01c54> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ addsmi r0, r9, #248, 30 @ 0x3e0 │ │ │ │ svclt 0x0018468c │ │ │ │ mrsle r2, (UNDEF: 6) │ │ │ │ @ instruction: 0x46624611 │ │ │ │ @@ -419654,15 +419654,15 @@ │ │ │ │ stmdavs r3!, {r3, r4, r5, r8, r9, sl, fp, ip, sp, pc}^ │ │ │ │ andle sp, lr, r1, lsl #6 │ │ │ │ mrrcne 8, 14, r6, ip, cr11 │ │ │ │ andcs sp, r7, pc, ror #3 │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ pop {r0, r1, r4, sp, lr} │ │ │ │ @ instruction: 0xf04f81f0 │ │ │ │ - movwcs r0, #3670 @ 0xe56 │ │ │ │ + movwcs r0, #3663 @ 0xe4f │ │ │ │ ldrdcs lr, [r6], -fp │ │ │ │ stmdblt r0!, {r4, r5, r6, r8, r9, sl, lr} │ │ │ │ ldrbtcc pc, [pc], #79 @ 1b02ec @ │ │ │ │ andsvs r2, r4, r0 │ │ │ │ ldcmi 7, cr14, [r2, #-964] @ 0xfffffc3c │ │ │ │ ldrbtmi r2, [sp], #-20 @ 0xffffffec │ │ │ │ movwpl pc, #15104 @ 0x3b00 @ │ │ │ │ @@ -419674,19 +419674,19 @@ │ │ │ │ strb r6, [fp, fp]! │ │ │ │ andvs r6, fp, r3, lsr r9 │ │ │ │ andcs lr, r9, r8, ror #15 │ │ │ │ pop {r2, r4, sp, lr} │ │ │ │ ldmdbvs fp, {r4, r5, r6, r7, r8, pc} │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ svclt 0x0000e7d1 │ │ │ │ - strdeq r1, [r6], -ip │ │ │ │ - andeq r1, r6, r6, ror #25 │ │ │ │ - andeq r1, r6, r4, ror #25 │ │ │ │ + strdeq r1, [r6], -r8 │ │ │ │ andeq r1, r6, r2, ror #25 │ │ │ │ - muleq r6, r6, ip │ │ │ │ + andeq r1, r6, r0, ror #25 │ │ │ │ + ldrdeq r1, [r6], -lr │ │ │ │ + muleq r6, r2, ip │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e0f8cc │ │ │ │ strtcs pc, [fp], #1610 @ 0x64a │ │ │ │ strtcs pc, [sl], #1738 @ 0x6ca │ │ │ │ stcls 12, cr1, [r8, #-600] @ 0xfffffda8 │ │ │ │ @@ -419732,15 +419732,15 @@ │ │ │ │ bne 1630940 <__bss_end__@@Base+0x132b18c> │ │ │ │ eorcs pc, r2, r0, asr r8 @ │ │ │ │ bne feddc88c <__bss_end__@@Base+0xfead70d8> │ │ │ │ ldrmi r2, [r8], #-317 @ 0xfffffec3 │ │ │ │ ldcl 6, cr15, [r6, #404]! @ 0x194 │ │ │ │ eorvs r2, lr, r0 │ │ │ │ mvnshi lr, #12386304 @ 0xbd0000 │ │ │ │ - andeq sl, r9, r8, asr #16 │ │ │ │ + andeq sl, r9, r4, asr #16 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ pkhbtmi r4, r9, r4, lsl #12 │ │ │ │ beq 2eb054 <__bss_start@@Base+0x1c044> │ │ │ │ ldmdbmi r0!, {r1, r2, r5, r6, r7, sl, fp, ip}^ │ │ │ │ @@ -419895,15 +419895,15 @@ │ │ │ │ @ instruction: 0x462081f0 │ │ │ │ stmib sl, {r0, r2, r5, r6, r9, sl, ip, sp, lr, pc} │ │ │ │ strcs lr, [r2, #-2029] @ 0xfffff813 │ │ │ │ @ instruction: 0xf664e7eb │ │ │ │ svclt 0x0000efd0 │ │ │ │ andeq r9, pc, r8, lsl #21 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andeq sl, r9, r6, ror #11 │ │ │ │ + andeq sl, r9, r2, ror #11 │ │ │ │ andeq r9, pc, r2, lsr sl @ │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d8f8cc │ │ │ │ bmi a01f18 <__bss_end__@@Base+0x6fc764> │ │ │ │ blmi a01f38 <__bss_end__@@Base+0x6fc784> │ │ │ │ @@ -419937,68 +419937,68 @@ │ │ │ │ @ instruction: 0x462081f0 │ │ │ │ ldmdb r6!, {r0, r2, r5, r6, r9, sl, ip, sp, lr, pc} │ │ │ │ strcs lr, [r2, #-2029] @ 0xfffff813 │ │ │ │ @ instruction: 0xf664e7eb │ │ │ │ svclt 0x0000ef7c │ │ │ │ andeq r9, pc, r0, ror #19 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andeq sl, r9, lr, lsr r5 │ │ │ │ + andeq sl, r9, sl, lsr r5 │ │ │ │ andeq r9, pc, sl, lsl #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fed07958 <__bss_end__@@Base+0xfea021a4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0ff0 │ │ │ │ addlt ip, r2, r0, lsr #32 │ │ │ │ @ instruction: 0x461c4696 │ │ │ │ @ instruction: 0x460a44fc │ │ │ │ @ instruction: 0x46014673 │ │ │ │ @ instruction: 0xf10c9400 │ │ │ │ @ instruction: 0xf7ff000c │ │ │ │ andlt pc, r2, r3, ror #27 │ │ │ │ svclt 0x0000bd10 │ │ │ │ - ldrdeq sl, [r9], -r0 │ │ │ │ + andeq sl, r9, ip, asr #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fed0798c <__bss_end__@@Base+0xfea021d8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0ff0 │ │ │ │ addlt ip, r2, r0, lsr #32 │ │ │ │ @ instruction: 0x461c4696 │ │ │ │ @ instruction: 0x460a44fc │ │ │ │ @ instruction: 0x46014673 │ │ │ │ @ instruction: 0xf10c9400 │ │ │ │ @ instruction: 0xf7ff004c │ │ │ │ andlt pc, r2, r9, asr #27 │ │ │ │ svclt 0x0000bd10 │ │ │ │ - muleq r9, ip, r4 │ │ │ │ + muleq r9, r8, r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fed079c0 <__bss_end__@@Base+0xfea0220c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0ff0 │ │ │ │ addlt ip, r2, r0, lsr #32 │ │ │ │ @ instruction: 0x461c4696 │ │ │ │ @ instruction: 0x460a44fc │ │ │ │ @ instruction: 0x46014673 │ │ │ │ @ instruction: 0xf10c9400 │ │ │ │ @ instruction: 0xf7ff008c │ │ │ │ andlt pc, r2, fp, lsl lr @ │ │ │ │ svclt 0x0000bd10 │ │ │ │ - andeq sl, r9, r8, ror #8 │ │ │ │ + andeq sl, r9, r4, ror #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fed079f4 <__bss_end__@@Base+0xfea02240> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0ff0 │ │ │ │ addlt ip, r2, r0, lsr #32 │ │ │ │ @ instruction: 0x461c4696 │ │ │ │ @ instruction: 0x460a44fc │ │ │ │ @ instruction: 0x46014673 │ │ │ │ @ instruction: 0xf50c9400 │ │ │ │ @ instruction: 0xf7ff70c6 │ │ │ │ andlt pc, r2, r1, lsl #28 │ │ │ │ svclt 0x0000bd10 │ │ │ │ - andeq sl, r9, r4, lsr r4 │ │ │ │ + andeq sl, r9, r0, lsr r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fed07a28 <__bss_end__@@Base+0xfea02274> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi b34790 <__bss_end__@@Base+0x82efdc> │ │ │ │ blmi b5ca50 <__bss_end__@@Base+0x85729c> │ │ │ │ ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ andcs r4, r1, r9, ror #12 │ │ │ │ @@ -420198,37 +420198,37 @@ │ │ │ │ vst2.8 {d20-d23}, [r3], r3 │ │ │ │ ubfx r4, r0, #6, #15 │ │ │ │ ldmle r8!, {r0, r1, r2, r3, r7, r8, fp, sp} │ │ │ │ andeq pc, r2, pc, rrx │ │ │ │ svclt 0x0000bd10 │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ svclt 0x00004770 │ │ │ │ - andeq r5, r3, lr, lsr #5 │ │ │ │ + andeq r5, r3, sl, lsr #5 │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ svclt 0x00004770 │ │ │ │ - andeq r5, r3, sl, lsr #5 │ │ │ │ + andeq r5, r3, r6, lsr #5 │ │ │ │ stmdacs r4, {r0, r2, ip, sp} │ │ │ │ ldm pc, {r0, r1, r4, fp, ip, lr, pc}^ @ │ │ │ │ svceq 0x000cf000 │ │ │ │ andeq r0, r3, r9, lsl #12 │ │ │ │ ldrbtmi r4, [r8], #-2056 @ 0xfffff7f8 │ │ │ │ stmdami r8, {r4, r5, r6, r8, r9, sl, lr} │ │ │ │ @ instruction: 0x47704478 │ │ │ │ ldrbtmi r4, [r8], #-2055 @ 0xfffff7f9 │ │ │ │ stmdami r7, {r4, r5, r6, r8, r9, sl, lr} │ │ │ │ @ instruction: 0x47704478 │ │ │ │ ldrbtmi r4, [r8], #-2054 @ 0xfffff7fa │ │ │ │ stmdami r6, {r4, r5, r6, r8, r9, sl, lr} │ │ │ │ @ instruction: 0x47704478 │ │ │ │ - muleq r3, r6, r2 │ │ │ │ - andeq r5, r3, ip, asr #5 │ │ │ │ - strdeq r5, [r3], -r2 │ │ │ │ - andeq r5, r3, ip, lsr r3 │ │ │ │ - strdeq r5, [r3], -lr │ │ │ │ - andeq r5, r3, r0, ror #6 │ │ │ │ + muleq r3, r2, r2 │ │ │ │ + andeq r5, r3, r8, asr #5 │ │ │ │ + andeq r5, r3, lr, ror #5 │ │ │ │ + andeq r5, r3, r8, lsr r3 │ │ │ │ + strdeq r5, [r3], -sl │ │ │ │ + andeq r5, r3, ip, asr r3 │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ tstlt r1, r3, lsl r0 │ │ │ │ @ instruction: 0x4608e736 │ │ │ │ svclt 0x00004770 │ │ │ │ cmppmi r8, #160, 10 @ p-variant is OBSOLETE @ 0x28000000 │ │ │ │ @ instruction: 0xf5b34602 │ │ │ │ svclt 0x002c6f00 │ │ │ │ @@ -420278,18 +420278,18 @@ │ │ │ │ ldrbtmi r4, [fp], #-1146 @ 0xfffffb86 │ │ │ │ @ instruction: 0xf080fa51 │ │ │ │ andscs pc, r0, r2, lsr r8 @ │ │ │ │ andcc pc, r2, ip, lsl #22 │ │ │ │ blx 2eee0a <__bss_start@@Base+0x1fdfa> │ │ │ │ ldrbtmi r4, [r8], #-2052 @ 0xfffff7fc │ │ │ │ svclt 0x00004770 │ │ │ │ - ldrdeq r9, [sp], -r6 │ │ │ │ - andeq r4, ip, ip, asr #31 │ │ │ │ - andeq ip, r9, r2, ror #27 │ │ │ │ - andeq ip, r9, lr, asr #27 │ │ │ │ + ldrdeq r9, [sp], -r2 │ │ │ │ + andeq r4, ip, r8, asr #31 │ │ │ │ + ldrdeq ip, [r9], -lr │ │ │ │ + andeq ip, r9, sl, asr #27 │ │ │ │ svcne 0x0088f5b0 │ │ │ │ svclt 0x0028b500 │ │ │ │ andsle r2, r3, #1 │ │ │ │ b 1583918 <__bss_end__@@Base+0x127e164> │ │ │ │ @ instruction: 0xf8df2e20 │ │ │ │ ldrbtmi ip, [fp], #-92 @ 0xffffffa4 │ │ │ │ @ instruction: 0xf83344fc │ │ │ │ @@ -420309,20 +420309,20 @@ │ │ │ │ cdpeq 0, 1, cr15, cr8, cr15, {2} │ │ │ │ @ instruction: 0xf181fa53 │ │ │ │ ldrbtmi r4, [fp], #-2825 @ 0xfffff4f7 │ │ │ │ andsne pc, r1, ip, lsr r8 @ │ │ │ │ movwcc pc, #6926 @ 0x1b0e @ │ │ │ │ @ instruction: 0xf85d7d59 │ │ │ │ ldrb lr, [pc, #2820] @ 1b181c │ │ │ │ - andeq r9, sp, sl, lsl #15 │ │ │ │ - andeq r4, ip, r8, lsl #31 │ │ │ │ - muleq r9, r0, sp │ │ │ │ - andeq r9, sp, r8, asr r7 │ │ │ │ - andeq r4, ip, r6, asr pc │ │ │ │ - andeq ip, r9, lr, asr sp │ │ │ │ + andeq r9, sp, r6, lsl #15 │ │ │ │ + andeq r4, ip, r4, lsl #31 │ │ │ │ + andeq ip, r9, ip, lsl #27 │ │ │ │ + andeq r9, sp, r4, asr r7 │ │ │ │ + andeq r4, ip, r2, asr pc │ │ │ │ + andeq ip, r9, sl, asr sp │ │ │ │ svcne 0x0088f5b0 │ │ │ │ svclt 0x0028b500 │ │ │ │ andsle r2, r2, #1 │ │ │ │ b 158399c <__bss_end__@@Base+0x127e1e8> │ │ │ │ bmi 77bdc4 <__bss_end__@@Base+0x476610> │ │ │ │ ldrbtmi r4, [sl], #-1147 @ 0xfffffb85 │ │ │ │ ands pc, ip, r3, lsr r8 @ │ │ │ │ @@ -420342,20 +420342,20 @@ │ │ │ │ blx 19439b0 <__bss_end__@@Base+0x163e1fc> │ │ │ │ ldrbtmi pc, [fp], #-385 @ 0xfffffe7f @ │ │ │ │ andscs pc, r1, r2, lsr r8 @ │ │ │ │ movwcc pc, #11020 @ 0x2b0c @ │ │ │ │ @ instruction: 0xf85d7d59 │ │ │ │ andcs lr, r0, #4, 22 @ 0x1000 │ │ │ │ svclt 0x0000e59e │ │ │ │ - andeq r9, sp, r8, lsl #14 │ │ │ │ - andeq r4, ip, r6, lsl #30 │ │ │ │ - andeq ip, r9, lr, lsl #26 │ │ │ │ - ldrdeq r9, [sp], -r8 │ │ │ │ - ldrdeq r4, [ip], -r6 │ │ │ │ - ldrdeq ip, [r9], -lr │ │ │ │ + andeq r9, sp, r4, lsl #14 │ │ │ │ + andeq r4, ip, r2, lsl #30 │ │ │ │ + andeq ip, r9, sl, lsl #26 │ │ │ │ + ldrdeq r9, [sp], -r4 │ │ │ │ + ldrdeq r4, [ip], -r2 │ │ │ │ + ldrdeq ip, [r9], -sl │ │ │ │ svcne 0x0088f5b0 │ │ │ │ ldmdbmi sl, {r1, r5, r9, ip, lr, pc} │ │ │ │ @ instruction: 0x2c20ea4f │ │ │ │ ldrbtmi r4, [r9], #-2585 @ 0xfffff5e7 │ │ │ │ ldrbtmi r4, [sl], #-2841 @ 0xfffff4e7 │ │ │ │ ldrbtmi fp, [fp], #-1280 @ 0xfffffb00 │ │ │ │ andsne pc, ip, r1, lsr r8 @ │ │ │ │ @@ -420376,18 +420376,18 @@ │ │ │ │ vbic.i32 q10, #3072 @ 0x00000c00 │ │ │ │ b 271a4c │ │ │ │ ldmdahi r0, {r7, r8, r9, sp}^ │ │ │ │ andeq pc, r9, r0, asr #7 │ │ │ │ @ instruction: 0xf5004318 │ │ │ │ @ instruction: 0xf85d3080 │ │ │ │ svclt 0x0000fb04 │ │ │ │ - andeq r9, sp, sl, lsl #13 │ │ │ │ - andeq r4, ip, r6, lsl #29 │ │ │ │ - muleq r9, sl, ip │ │ │ │ - andeq fp, sp, r0, ror #16 │ │ │ │ + andeq r9, sp, r6, lsl #13 │ │ │ │ + andeq r4, ip, r2, lsl #29 │ │ │ │ + muleq r9, r6, ip │ │ │ │ + andeq fp, sp, ip, asr r8 │ │ │ │ svcne 0x0088f5b0 │ │ │ │ ldmdbmi sl, {r1, r5, r9, ip, lr, pc} │ │ │ │ @ instruction: 0x2c20ea4f │ │ │ │ ldrbtmi r4, [r9], #-2585 @ 0xfffff5e7 │ │ │ │ ldrbtmi r4, [sl], #-2841 @ 0xfffff4e7 │ │ │ │ ldrbtmi fp, [fp], #-1280 @ 0xfffffb00 │ │ │ │ andsne pc, ip, r1, lsr r8 @ │ │ │ │ @@ -420408,18 +420408,18 @@ │ │ │ │ vbic.i32 q10, #3072 @ 0x00000c00 │ │ │ │ b 271acc │ │ │ │ ldmdahi r0, {r7, r8, r9, sp}^ │ │ │ │ andeq pc, r9, r0, asr #7 │ │ │ │ @ instruction: 0xf5004318 │ │ │ │ @ instruction: 0xf85d3080 │ │ │ │ svclt 0x0000fb04 │ │ │ │ - andeq r9, sp, sl, lsl #12 │ │ │ │ - andeq r4, ip, r6, lsl #28 │ │ │ │ - andeq ip, r9, sl, lsl ip │ │ │ │ - andeq fp, sp, r0, ror #15 │ │ │ │ + andeq r9, sp, r6, lsl #12 │ │ │ │ + andeq r4, ip, r2, lsl #28 │ │ │ │ + andeq ip, r9, r6, lsl ip │ │ │ │ + ldrdeq fp, [sp], -ip │ │ │ │ svcne 0x0088f5b0 │ │ │ │ ldmdbmi sl, {r1, r5, r9, ip, lr, pc} │ │ │ │ @ instruction: 0x2c20ea4f │ │ │ │ ldrbtmi r4, [r9], #-2585 @ 0xfffff5e7 │ │ │ │ ldrbtmi r4, [sl], #-2841 @ 0xfffff4e7 │ │ │ │ ldrbtmi fp, [fp], #-1280 @ 0xfffffb00 │ │ │ │ andsne pc, ip, r1, lsr r8 @ │ │ │ │ @@ -420440,18 +420440,18 @@ │ │ │ │ vbic.i32 q10, #3072 @ 0x00000c00 │ │ │ │ b 271b4c │ │ │ │ ldmdahi r0, {r7, r8, r9, sp}^ │ │ │ │ andeq pc, r9, r0, asr #7 │ │ │ │ @ instruction: 0xf5004318 │ │ │ │ @ instruction: 0xf85d3080 │ │ │ │ svclt 0x0000fb04 │ │ │ │ - andeq r9, sp, sl, lsl #11 │ │ │ │ - andeq r4, ip, r6, lsl #27 │ │ │ │ - muleq r9, sl, fp │ │ │ │ - andeq fp, sp, r0, ror #14 │ │ │ │ + andeq r9, sp, r6, lsl #11 │ │ │ │ + andeq r4, ip, r2, lsl #27 │ │ │ │ + muleq r9, r6, fp │ │ │ │ + andeq fp, sp, ip, asr r7 │ │ │ │ svcne 0x0088f5b0 │ │ │ │ stmdbmi pc, {r0, r1, r2, r4, r9, ip, lr, pc} @ │ │ │ │ ldceq 0, cr15, [r8], {79} @ 0x4f │ │ │ │ b 159e344 <__bss_end__@@Base+0x1298b90> │ │ │ │ ldrbtmi r2, [r9], #-3616 @ 0xfffff1e0 │ │ │ │ blmi 50377c <__bss_end__@@Base+0x1fdfc8> │ │ │ │ andsne pc, lr, r1, lsr r8 @ │ │ │ │ @@ -420461,33 +420461,33 @@ │ │ │ │ movwcc pc, #11020 @ 0x2b0c @ │ │ │ │ vmov.i32 d23, #8978431 @ 0x0088ffff │ │ │ │ @ instruction: 0xf85d1001 │ │ │ │ blmi 36fb7c <__bss_end__@@Base+0x6a3c8> │ │ │ │ ldcvc 4, cr4, [r8, #-492] @ 0xfffffe14 │ │ │ │ andne pc, r1, r0, asr #7 │ │ │ │ svclt 0x00004770 │ │ │ │ - andeq r9, sp, r6, lsl #10 │ │ │ │ - strdeq r4, [ip], -ip │ │ │ │ - andeq ip, r9, r2, lsl fp │ │ │ │ - strdeq ip, [r9], -r8 │ │ │ │ + andeq r9, sp, r2, lsl #10 │ │ │ │ + strdeq r4, [ip], -r8 │ │ │ │ + andeq ip, r9, lr, lsl #22 │ │ │ │ + strdeq ip, [r9], -r4 │ │ │ │ svcne 0x0088f5b0 │ │ │ │ bmi 4657d8 <__bss_end__@@Base+0x160024> │ │ │ │ @ instruction: 0x2c20ea4f │ │ │ │ tstcs r8, r9, lsl #22 │ │ │ │ ldrbtmi r4, [fp], #-1146 @ 0xfffffb86 │ │ │ │ andscs pc, ip, r2, lsr r8 @ │ │ │ │ @ instruction: 0xf080fa52 │ │ │ │ ldrbtmi r4, [sl], #-2566 @ 0xfffff5fa │ │ │ │ andscc pc, r0, r3, lsr r8 @ │ │ │ │ vqrdmulh.s d15, d3, d1 │ │ │ │ @ instruction: 0x47705ed0 │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ - @ instruction: 0x000d94b4 │ │ │ │ - @ instruction: 0x000c4cb2 │ │ │ │ - @ instruction: 0x0009cabe │ │ │ │ + @ instruction: 0x000d94b0 │ │ │ │ + andeq r4, ip, lr, lsr #25 │ │ │ │ + @ instruction: 0x0009caba │ │ │ │ svcne 0x0088f5b0 │ │ │ │ stmdbmi pc, {r0, r1, r3, r4, r9, ip, lr, pc} @ │ │ │ │ ldceq 0, cr15, [r8], {79} @ 0x4f │ │ │ │ b 159e3d4 <__bss_end__@@Base+0x1298c20> │ │ │ │ ldrbtmi r2, [r9], #-3616 @ 0xfffff1e0 │ │ │ │ blmi 50380c <__bss_end__@@Base+0x1fe058> │ │ │ │ andsne pc, lr, r1, lsr r8 @ │ │ │ │ @@ -420497,19 +420497,19 @@ │ │ │ │ andscs pc, r0, r2, lsr r8 @ │ │ │ │ blx 4c2856 <__bss_end__@@Base+0x1bd0a2> │ │ │ │ cdppl 2, 8, cr15, cr10, cr2, {0} │ │ │ │ subeq lr, r2, #2048 @ 0x800 │ │ │ │ @ instruction: 0xf85d4410 │ │ │ │ stmdami r5, {r2, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x47704478 │ │ │ │ - andeq r9, sp, r6, ror r4 │ │ │ │ - andeq r4, ip, ip, ror #24 │ │ │ │ - andeq r9, r9, r2, ror #29 │ │ │ │ - andeq ip, r9, sl, ror sl │ │ │ │ - andeq r9, r9, r0, asr #29 │ │ │ │ + andeq r9, sp, r2, ror r4 │ │ │ │ + andeq r4, ip, r8, ror #24 │ │ │ │ + ldrdeq r9, [r9], -lr │ │ │ │ + andeq ip, r9, r6, ror sl │ │ │ │ + @ instruction: 0x00099ebc │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d8f8cc │ │ │ │ @ instruction: 0xf5b0b081 │ │ │ │ svcls 0x000a1f88 │ │ │ │ smlabbhi lr, r0, r0, pc @ │ │ │ │ @@ -420717,17 +420717,17 @@ │ │ │ │ eorsvs r2, r3, r1, lsl #26 │ │ │ │ rsbsvs fp, r4, r8, lsl pc │ │ │ │ vaba.s8 q15, q9, │ │ │ │ strbmi r2, [r4, #-3132]! @ 0xfffff3c4 │ │ │ │ ldrbtcs sp, [lr], #-471 @ 0xfffffe29 │ │ │ │ orrpl pc, r0, #587202560 @ 0x23000000 │ │ │ │ strbt r4, [fp], -r4, lsr #13 │ │ │ │ - andeq r4, ip, r2, lsl #24 │ │ │ │ - andeq r9, sp, r0, lsl #8 │ │ │ │ - andeq ip, r9, r6, lsl sl │ │ │ │ + strdeq r4, [ip], -lr │ │ │ │ + strdeq r9, [sp], -ip │ │ │ │ + andeq ip, r9, r2, lsl sl │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ blmi a42e00 <__bss_end__@@Base+0x73d64c> │ │ │ │ addlt r0, r5, r6, asr #22 │ │ │ │ mcrcs 4, 0, r4, cr7, cr11, {3} │ │ │ │ @@ -420759,15 +420759,15 @@ │ │ │ │ strls r0, [r0, -r4, lsl #4] │ │ │ │ mcr2 7, 0, pc, cr8, cr15, {7} @ │ │ │ │ stmdane r4!, {r0, r9, sl, fp, ip, sp} │ │ │ │ @ instruction: 0xf06fd5dd │ │ │ │ strtmi r0, [r0], -r1, lsl #8 │ │ │ │ pop {r0, r2, ip, sp, pc} │ │ │ │ svclt 0x00008ff0 │ │ │ │ - @ instruction: 0x000db2b0 │ │ │ │ + andeq fp, sp, ip, lsr #5 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b0f8cc │ │ │ │ addlt r4, fp, pc, asr sp │ │ │ │ @ instruction: 0x46934c5f │ │ │ │ @ instruction: 0x4698447d │ │ │ │ @@ -420863,17 +420863,17 @@ │ │ │ │ @ instruction: 0xe7d2dcd4 │ │ │ │ andeq pc, r4, pc, rrx │ │ │ │ @ instruction: 0xf664e795 │ │ │ │ svclt 0x0000e842 │ │ │ │ andeq r8, pc, r4, ror #24 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r8, pc, r2, asr #23 │ │ │ │ - andeq r4, ip, r6, lsl #14 │ │ │ │ - andeq r8, sp, r4, lsl #30 │ │ │ │ - andeq ip, r9, sl, lsl r5 │ │ │ │ + andeq r4, ip, r2, lsl #14 │ │ │ │ + andeq r8, sp, r0, lsl #30 │ │ │ │ + andeq ip, r9, r6, lsl r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fed087d4 <__bss_end__@@Base+0xfea03020> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ addlt r0, r4, r8, ror #31 │ │ │ │ strls r9, [r0], #-3078 @ 0xfffff3fa │ │ │ │ stmib sp, {sl, sp}^ │ │ │ │ @ instruction: 0xf7ff4401 │ │ │ │ @@ -421035,24 +421035,24 @@ │ │ │ │ @ instruction: 0xf688fa56 │ │ │ │ @ instruction: 0xf837447f │ │ │ │ @ instruction: 0x27189016 │ │ │ │ ldrbtmi r4, [lr], #-3596 @ 0xfffff1f4 │ │ │ │ strvs pc, [r9], -r7, lsl #22 │ │ │ │ @ instruction: 0x07b57d36 │ │ │ │ strb sp, [ip, -r9, asr #11]! │ │ │ │ - @ instruction: 0x000c45b8 │ │ │ │ - andeq ip, r9, sl, asr #7 │ │ │ │ - andeq r8, sp, r6, lsr #27 │ │ │ │ - andeq r9, r9, ip, ror #17 │ │ │ │ - andeq r8, sp, ip, ror ip │ │ │ │ - andeq r4, ip, ip, ror #8 │ │ │ │ - andeq ip, r9, ip, ror r2 │ │ │ │ - andeq r8, sp, r0, lsl #24 │ │ │ │ - strdeq r4, [ip], -r4 @ │ │ │ │ - andeq ip, r9, r2, lsl #4 │ │ │ │ + @ instruction: 0x000c45b4 │ │ │ │ + andeq ip, r9, r6, asr #7 │ │ │ │ + andeq r8, sp, r2, lsr #27 │ │ │ │ + andeq r9, r9, r8, ror #17 │ │ │ │ + andeq r8, sp, r8, ror ip │ │ │ │ + andeq r4, ip, r8, ror #8 │ │ │ │ + andeq ip, r9, r8, ror r2 │ │ │ │ + strdeq r8, [sp], -ip │ │ │ │ + strdeq r4, [ip], -r0 │ │ │ │ + strdeq ip, [r9], -lr │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fed08aa0 <__bss_end__@@Base+0xfea032ec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldrmi r0, [r4], -r8, ror #31 │ │ │ │ @ instruction: 0xf7ff4606 │ │ │ │ cdpne 14, 0, cr15, cr5, cr1, {5} │ │ │ │ @ instruction: 0xf414db44 │ │ │ │ @@ -423013,20 +423013,20 @@ │ │ │ │ ldmdb r6, {r1, r5, r6, r9, sl, ip, sp, lr, pc}^ │ │ │ │ bls 36d124 <__bss_end__@@Base+0x67970> │ │ │ │ @ instruction: 0xf7ff4620 │ │ │ │ @ instruction: 0xe673fb5f │ │ │ │ andeq r7, pc, r8, asr #3 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ strdeq r6, [pc], -sl │ │ │ │ - andeq r2, r3, lr, ror #27 │ │ │ │ - andeq r2, r3, r6, ror #27 │ │ │ │ - @ instruction: 0x000ddbb8 │ │ │ │ - muleq sp, ip, fp │ │ │ │ - andeq sp, sp, r0, lsr fp │ │ │ │ - muleq sp, lr, sl │ │ │ │ + andeq r2, r3, sl, ror #27 │ │ │ │ + andeq r2, r3, r2, ror #27 │ │ │ │ + @ instruction: 0x000ddbb4 │ │ │ │ + muleq sp, r8, fp │ │ │ │ + andeq sp, sp, ip, lsr #22 │ │ │ │ + muleq sp, sl, sl │ │ │ │ ldrlt fp, [r8, #-768]! @ 0xfffffd00 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f0f8cc │ │ │ │ mcrrvs 6, 0, r4, r0, cr4 │ │ │ │ bvs a9fbe8 <__bss_end__@@Base+0x79a434> │ │ │ │ movwcs r4, #1944 @ 0x798 │ │ │ │ @@ -423229,15 +423229,15 @@ │ │ │ │ strvs pc, [r0, #1063] @ 0x427 │ │ │ │ mvnle r2, r0, lsl #26 │ │ │ │ @ instruction: 0xf5b7e7cf │ │ │ │ smullle r6, ip, r6, pc @ │ │ │ │ sbcle r2, sl, r0, lsl #30 │ │ │ │ bne fe86da4c <__bss_end__@@Base+0xfe568298> │ │ │ │ str r6, [sl, r2, lsr #12] │ │ │ │ - andeq sp, sp, r8, lsr #16 │ │ │ │ + andeq sp, sp, r4, lsr #16 │ │ │ │ @ instruction: 0x3058f890 │ │ │ │ stmvs r3, {r0, r1, r3, r4, r6, r7, r8, fp, ip, sp, pc} │ │ │ │ stclvs 4, cr11, [r4, #-192] @ 0xffffff40 │ │ │ │ andsle r4, r1, #805306378 @ 0x3000000a │ │ │ │ teqcs r4, r2, lsl #23 │ │ │ │ andcs pc, r3, #1024 @ 0x400 │ │ │ │ eorscc lr, r4, #2 │ │ │ │ @@ -423421,27 +423421,27 @@ │ │ │ │ ldrbtmi r4, [fp], #-2821 @ 0xfffff4fb │ │ │ │ eoreq pc, r0, r3, asr r8 @ │ │ │ │ @ instruction: 0x4770b118 │ │ │ │ ldrbtmi r4, [r8], #-2051 @ 0xfffff7fd │ │ │ │ stmdami r3, {r4, r5, r6, r8, r9, sl, lr} │ │ │ │ @ instruction: 0x47704478 │ │ │ │ andeq r4, pc, r6, asr #15 │ │ │ │ - andeq r2, r3, r2, lsr #3 │ │ │ │ - muleq r3, ip, r1 │ │ │ │ + muleq r3, lr, r1 │ │ │ │ + muleq r3, r8, r1 │ │ │ │ stmdale r6, {r2, fp, sp} │ │ │ │ ldrbtmi r4, [fp], #-2822 @ 0xfffff4fa │ │ │ │ orreq lr, r0, #3072 @ 0xc00 │ │ │ │ tstlt r8, r8, asr sl │ │ │ │ stmdami r4, {r4, r5, r6, r8, r9, sl, lr} │ │ │ │ @ instruction: 0x47704478 │ │ │ │ ldrbtmi r4, [r8], #-2051 @ 0xfffff7fd │ │ │ │ svclt 0x00004770 │ │ │ │ muleq pc, lr, r7 @ │ │ │ │ - andeq r2, r3, r8, lsl #3 │ │ │ │ - andeq r2, r3, r2, lsl #3 │ │ │ │ + andeq r2, r3, r4, lsl #3 │ │ │ │ + andeq r2, r3, lr, ror r1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fed0aff4 <__bss_end__@@Base+0xfea05840> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff8 │ │ │ │ eorseq pc, r4, r7, asr #4 │ │ │ │ svc 0x000ef661 │ │ │ │ @ instruction: 0x4603b118 │ │ │ │ @@ -424740,124 +424740,124 @@ │ │ │ │ str r3, [ip], r0, ror #8 │ │ │ │ cmncs r3, #28928 @ 0x7100 │ │ │ │ ldrbtmi r4, [ip], #-2417 @ 0xfffff68f │ │ │ │ @ instruction: 0xf5044479 │ │ │ │ str r7, [r4], ip, ror #9 │ │ │ │ ldrdeq r5, [pc], -r4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x000dc8ba │ │ │ │ - andeq ip, sp, ip, lsr #17 │ │ │ │ - muleq sp, lr, r8 │ │ │ │ - muleq r2, sl, lr │ │ │ │ + @ instruction: 0x000dc8b6 │ │ │ │ + andeq ip, sp, r8, lsr #17 │ │ │ │ + muleq sp, sl, r8 │ │ │ │ + muleq r2, r6, lr │ │ │ │ andeq r5, pc, lr, lsr #5 │ │ │ │ - andeq r1, r3, r8, lsr #3 │ │ │ │ - andeq r1, r3, r0, lsl #3 │ │ │ │ - andeq ip, sp, r2, lsr #5 │ │ │ │ - muleq sp, r6, r2 │ │ │ │ - andeq ip, sp, sl, lsl #5 │ │ │ │ + andeq r1, r3, r4, lsr #3 │ │ │ │ + andeq r1, r3, ip, ror r1 │ │ │ │ + muleq sp, lr, r2 │ │ │ │ + muleq sp, r2, r2 │ │ │ │ + andeq ip, sp, r6, lsl #5 │ │ │ │ andeq r3, pc, lr, asr #12 │ │ │ │ - andeq r0, r2, r8, ror #1 │ │ │ │ + andeq r0, r2, r4, ror #1 │ │ │ │ andeq r3, pc, r6, lsr #12 │ │ │ │ - @ instruction: 0x0001fcb4 │ │ │ │ + @ instruction: 0x0001fcb0 │ │ │ │ andeq r3, pc, r6, lsl r6 @ │ │ │ │ - andeq pc, r1, r0, lsr #28 │ │ │ │ + andeq pc, r1, ip, lsl lr @ │ │ │ │ andeq r3, pc, r6, lsl #12 │ │ │ │ - strheq r0, [r2], -r4 │ │ │ │ + strheq r0, [r2], -r0 @ │ │ │ │ strdeq r3, [pc], -r6 │ │ │ │ - muleq r2, ip, r0 │ │ │ │ + muleq r2, r8, r0 │ │ │ │ andeq r3, pc, r6, ror #11 │ │ │ │ - andeq pc, r1, r8, lsr pc @ │ │ │ │ + andeq pc, r1, r4, lsr pc @ │ │ │ │ ldrdeq r3, [pc], -r6 │ │ │ │ - andeq r0, r2, r8, rrx │ │ │ │ + andeq r0, r2, r4, rrx │ │ │ │ andeq r3, pc, r6, asr #11 │ │ │ │ - muleq r1, r4, ip │ │ │ │ + muleq r1, r0, ip │ │ │ │ @ instruction: 0x000f35b6 │ │ │ │ - andeq pc, r1, r0, ror #21 │ │ │ │ + ldrdeq pc, [r1], -ip │ │ │ │ andeq r3, pc, r6, lsr #11 │ │ │ │ - andeq pc, r1, r4, lsr #22 │ │ │ │ + andeq pc, r1, r0, lsr #22 │ │ │ │ muleq pc, r6, r5 @ │ │ │ │ - andeq pc, r1, r8, lsl ip @ │ │ │ │ + andeq pc, r1, r4, lsl ip @ │ │ │ │ andeq r3, pc, r6, lsl #11 │ │ │ │ - andeq pc, r1, r4, ror ip @ │ │ │ │ + andeq pc, r1, r0, ror ip @ │ │ │ │ andeq r3, pc, r6, ror r5 @ │ │ │ │ - muleq r1, ip, ip │ │ │ │ + muleq r1, r8, ip │ │ │ │ andeq r3, pc, r6, ror #10 │ │ │ │ - strdeq pc, [r1], -r8 │ │ │ │ + strdeq pc, [r1], -r4 │ │ │ │ andeq r3, pc, r6, asr r5 @ │ │ │ │ - andeq pc, r1, r4, ror #29 │ │ │ │ + andeq pc, r1, r0, ror #29 │ │ │ │ andeq r3, pc, r6, asr #10 │ │ │ │ - @ instruction: 0x0001febc │ │ │ │ + @ instruction: 0x0001feb8 │ │ │ │ andeq r3, pc, r6, lsr r5 @ │ │ │ │ - andeq pc, r1, r0, lsr ip @ │ │ │ │ + andeq pc, r1, ip, lsr #24 │ │ │ │ andeq r3, pc, r6, lsr #10 │ │ │ │ - andeq pc, r1, ip, ror #22 │ │ │ │ + andeq pc, r1, r8, ror #22 │ │ │ │ andeq r3, pc, r6, lsl r5 @ │ │ │ │ - andeq pc, r1, r8, ror #21 │ │ │ │ + andeq pc, r1, r4, ror #21 │ │ │ │ andeq r3, pc, r6, lsl #10 │ │ │ │ - andeq pc, r1, ip, asr fp @ │ │ │ │ + andeq pc, r1, r8, asr fp @ │ │ │ │ strdeq r3, [pc], -r6 │ │ │ │ - andeq pc, r1, r0, lsr #29 │ │ │ │ + muleq r1, ip, lr │ │ │ │ andeq r3, pc, r6, ror #9 │ │ │ │ - ldrdeq pc, [r1], -r8 │ │ │ │ + ldrdeq pc, [r1], -r4 │ │ │ │ ldrdeq r3, [pc], -r6 │ │ │ │ - muleq r1, r4, r9 │ │ │ │ + muleq r1, r0, r9 │ │ │ │ andeq r3, pc, r6, asr #9 │ │ │ │ - muleq r1, r0, sl │ │ │ │ + andeq pc, r1, ip, lsl #21 │ │ │ │ @ instruction: 0x000f34b8 │ │ │ │ - strdeq pc, [r1], -sl │ │ │ │ + strdeq pc, [r1], -r6 │ │ │ │ andeq r3, pc, sl, lsr #9 │ │ │ │ - strdeq pc, [r1], -r4 │ │ │ │ + strdeq pc, [r1], -r0 │ │ │ │ muleq pc, ip, r4 @ │ │ │ │ - ldrdeq pc, [r1], -lr │ │ │ │ + ldrdeq pc, [r1], -sl │ │ │ │ andeq r3, pc, lr, lsl #9 │ │ │ │ - andeq pc, r1, r8, ror #21 │ │ │ │ + andeq pc, r1, r4, ror #21 │ │ │ │ andeq r3, pc, r0, lsl #9 │ │ │ │ - andeq pc, r1, r2, lsl fp @ │ │ │ │ + andeq pc, r1, lr, lsl #22 │ │ │ │ andeq r3, pc, r2, ror r4 @ │ │ │ │ - andeq pc, r1, r0, lsr ip @ │ │ │ │ + andeq pc, r1, ip, lsr #24 │ │ │ │ andeq r3, pc, r4, ror #8 │ │ │ │ - andeq pc, r1, lr, lsr #24 │ │ │ │ + andeq pc, r1, sl, lsr #24 │ │ │ │ andeq r3, pc, r6, asr r4 @ │ │ │ │ - andeq pc, r1, ip, lsr #24 │ │ │ │ + andeq pc, r1, r8, lsr #24 │ │ │ │ andeq r3, pc, r8, asr #8 │ │ │ │ - andeq pc, r1, sl, asr #24 │ │ │ │ + andeq pc, r1, r6, asr #24 │ │ │ │ andeq r3, pc, sl, lsr r4 @ │ │ │ │ - @ instruction: 0x0001fcb4 │ │ │ │ + @ instruction: 0x0001fcb0 │ │ │ │ andeq r3, pc, ip, lsr #8 │ │ │ │ - andeq pc, r1, lr, lsr lr @ │ │ │ │ + andeq pc, r1, sl, lsr lr @ │ │ │ │ andeq r3, pc, lr, lsl r4 @ │ │ │ │ - andeq pc, r1, ip, lsr #23 │ │ │ │ + andeq pc, r1, r8, lsr #23 │ │ │ │ andeq r3, pc, r0, lsl r4 @ │ │ │ │ - andeq pc, r1, lr, ror ip @ │ │ │ │ + andeq pc, r1, sl, ror ip @ │ │ │ │ andeq r3, pc, r2, lsl #8 │ │ │ │ strdeq r9, [r1], -ip │ │ │ │ strdeq r3, [pc], -r4 │ │ │ │ - andeq pc, r1, sl, asr ip @ │ │ │ │ + andeq pc, r1, r6, asr ip @ │ │ │ │ andeq r3, pc, r6, ror #7 │ │ │ │ - andeq pc, r1, r4, ror #17 │ │ │ │ + andeq pc, r1, r0, ror #17 │ │ │ │ ldrdeq r3, [pc], -r8 │ │ │ │ - andeq pc, r1, sl, asr sp @ │ │ │ │ + andeq pc, r1, r6, asr sp @ │ │ │ │ andeq r3, pc, sl, asr #7 │ │ │ │ - andeq pc, r1, r8, asr #19 │ │ │ │ + andeq pc, r1, r4, asr #19 │ │ │ │ @ instruction: 0x000f33bc │ │ │ │ - andeq pc, r1, r6, ror #23 │ │ │ │ + andeq pc, r1, r2, ror #23 │ │ │ │ andeq r3, pc, lr, lsr #7 │ │ │ │ - @ instruction: 0x0001f8b4 │ │ │ │ + @ instruction: 0x0001f8b0 │ │ │ │ andeq r3, pc, r0, lsr #7 │ │ │ │ - ldrdeq pc, [r1], -sl │ │ │ │ + ldrdeq pc, [r1], -r6 │ │ │ │ muleq pc, r2, r3 @ │ │ │ │ - andeq pc, r1, r0, lsl #23 │ │ │ │ + andeq pc, r1, ip, ror fp @ │ │ │ │ andeq r3, pc, r4, lsl #7 │ │ │ │ - ldrdeq pc, [r1], -lr │ │ │ │ + ldrdeq pc, [r1], -sl │ │ │ │ andeq r3, pc, r6, ror r3 @ │ │ │ │ - andeq pc, r1, r8, ror #27 │ │ │ │ + andeq pc, r1, r4, ror #27 │ │ │ │ andeq r3, pc, r8, ror #6 │ │ │ │ - muleq r1, lr, sp │ │ │ │ + muleq r1, sl, sp │ │ │ │ andeq r3, pc, sl, asr r3 @ │ │ │ │ - muleq r1, r0, r8 │ │ │ │ + andeq pc, r1, ip, lsl #17 │ │ │ │ stmiami r4, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8df236d │ │ │ │ ldrbtmi r1, [ip], #-2244 @ 0xfffff73c │ │ │ │ @ instruction: 0xf5044479 │ │ │ │ ldr r7, [sl, #1256] @ 0x4e8 │ │ │ │ ldmmi r8!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8df2369 │ │ │ │ @@ -425413,209 +425413,209 @@ │ │ │ │ bcs 1cd3f88 <__bss_end__@@Base+0x19ce7d4> │ │ │ │ ldmge r6!, {r0, r1, r2, r3, r4, r5, r6, sl, ip, sp, lr, pc} │ │ │ │ ldmlt r4, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldc 6, cr15, [r4], #380 @ 0x17c │ │ │ │ cmnmi pc, #0 │ │ │ │ sbcmi r0, r8, #0 │ │ │ │ andeq r3, pc, r6, lsl #3 │ │ │ │ - andeq pc, r1, ip, asr #21 │ │ │ │ + andeq pc, r1, r8, asr #21 │ │ │ │ andeq r3, pc, r2, ror r1 @ │ │ │ │ - @ instruction: 0x0001f8b4 │ │ │ │ + @ instruction: 0x0001f8b0 │ │ │ │ andeq r3, pc, lr, asr r1 @ │ │ │ │ - andeq pc, r1, r8, lsr #17 │ │ │ │ + andeq pc, r1, r4, lsr #17 │ │ │ │ andeq r3, pc, sl, asr #2 │ │ │ │ - andeq pc, r1, r4, ror #14 │ │ │ │ + andeq pc, r1, r0, ror #14 │ │ │ │ andeq r3, pc, r6, lsr r1 @ │ │ │ │ - @ instruction: 0x0001f7bc │ │ │ │ + @ instruction: 0x0001f7b8 │ │ │ │ andeq r3, pc, r2, lsr #2 │ │ │ │ - andeq pc, r1, r8, lsl #21 │ │ │ │ + andeq pc, r1, r4, lsl #21 │ │ │ │ andeq r3, pc, lr, lsl #2 │ │ │ │ - andeq pc, r1, r8, asr #16 │ │ │ │ + andeq pc, r1, r4, asr #16 │ │ │ │ strdeq r3, [pc], -sl │ │ │ │ - andeq pc, r1, r4, lsr sl @ │ │ │ │ + andeq pc, r1, r0, lsr sl @ │ │ │ │ andeq r3, pc, r6, ror #1 │ │ │ │ - ldrdeq pc, [r1], -r0 │ │ │ │ + andeq pc, r1, ip, asr #13 │ │ │ │ ldrdeq r3, [pc], -r2 │ │ │ │ - andeq pc, r1, ip, asr #17 │ │ │ │ + andeq pc, r1, r8, asr #17 │ │ │ │ strheq r3, [pc], -lr │ │ │ │ - andeq pc, r1, r0, lsl #15 │ │ │ │ + andeq pc, r1, ip, ror r7 @ │ │ │ │ andeq r3, pc, sl, lsr #1 │ │ │ │ - ldrdeq pc, [r1], -r8 │ │ │ │ + ldrdeq pc, [r1], -r4 │ │ │ │ muleq pc, r6, r0 @ │ │ │ │ - andeq pc, r1, r8, lsr #13 │ │ │ │ + andeq pc, r1, r4, lsr #13 │ │ │ │ andeq r3, pc, r2, lsl #1 │ │ │ │ - andeq pc, r1, r0, lsl #21 │ │ │ │ + andeq pc, r1, ip, ror sl @ │ │ │ │ andeq r3, pc, lr, rrx │ │ │ │ - andeq pc, r1, r0, asr sl @ │ │ │ │ + andeq pc, r1, ip, asr #20 │ │ │ │ andeq r3, pc, sl, asr r0 @ │ │ │ │ - andeq fp, r2, r8, lsl r1 │ │ │ │ + andeq fp, r2, r4, lsl r1 │ │ │ │ andeq r3, pc, r6, asr #32 │ │ │ │ - andeq pc, r1, ip, lsr #21 │ │ │ │ + andeq pc, r1, r8, lsr #21 │ │ │ │ andeq r3, pc, r2, lsr r0 @ │ │ │ │ - andeq pc, r1, ip, asr r6 @ │ │ │ │ + andeq pc, r1, r8, asr r6 @ │ │ │ │ andeq r3, pc, lr, lsl r0 @ │ │ │ │ - andeq pc, r1, r8, ror #20 │ │ │ │ + andeq pc, r1, r4, ror #20 │ │ │ │ andeq r3, pc, sl │ │ │ │ - andeq pc, r1, r4, asr r8 @ │ │ │ │ + andeq pc, r1, r0, asr r8 @ │ │ │ │ strdeq r2, [pc], -r6 │ │ │ │ - andeq pc, r1, ip, ror r5 @ │ │ │ │ + andeq pc, r1, r8, ror r5 @ │ │ │ │ andeq r2, pc, r2, ror #31 │ │ │ │ - andeq pc, r1, r0, asr #11 │ │ │ │ + @ instruction: 0x0001f5bc │ │ │ │ andeq r2, pc, lr, asr #31 │ │ │ │ - andeq pc, r1, r8, lsl #12 │ │ │ │ + andeq pc, r1, r4, lsl #12 │ │ │ │ @ instruction: 0x000f2fba │ │ │ │ - andeq pc, r1, r4, asr #11 │ │ │ │ + andeq pc, r1, r0, asr #11 │ │ │ │ andeq r2, pc, r6, lsr #31 │ │ │ │ - andeq pc, r1, ip, lsr #13 │ │ │ │ + andeq pc, r1, r8, lsr #13 │ │ │ │ muleq pc, r2, pc @ │ │ │ │ - andeq pc, r1, r4, ror r5 @ │ │ │ │ + andeq pc, r1, r0, ror r5 @ │ │ │ │ andeq r2, pc, lr, ror pc @ │ │ │ │ - ldrdeq pc, [r1], -r8 │ │ │ │ + ldrdeq pc, [r1], -r4 │ │ │ │ andeq r2, pc, sl, ror #30 │ │ │ │ - andeq pc, r1, r0, ror r5 @ │ │ │ │ + andeq pc, r1, ip, ror #10 │ │ │ │ andeq r2, pc, r8, asr pc @ │ │ │ │ - ldrdeq pc, [r1], -sl │ │ │ │ + ldrdeq pc, [r1], -r6 │ │ │ │ andeq r2, pc, r6, asr #30 │ │ │ │ - andeq pc, r1, r0, lsl #10 │ │ │ │ + strdeq pc, [r1], -ip │ │ │ │ andeq r2, pc, r4, lsr pc @ │ │ │ │ - andeq pc, r1, sl, lsl r6 @ │ │ │ │ + andeq pc, r1, r6, lsl r6 @ │ │ │ │ andeq r2, pc, r2, lsr #30 │ │ │ │ - andeq pc, r1, r4, lsl #9 │ │ │ │ + andeq pc, r1, r0, lsl #9 │ │ │ │ andeq r2, pc, lr, lsl #30 │ │ │ │ - muleq r1, r8, r7 │ │ │ │ + muleq r1, r4, r7 │ │ │ │ strdeq r2, [pc], -sl │ │ │ │ - andeq pc, r1, r8, lsl r4 @ │ │ │ │ + andeq pc, r1, r4, lsl r4 @ │ │ │ │ andeq r2, pc, r6, ror #29 │ │ │ │ - andeq pc, r1, r4, asr r8 @ │ │ │ │ + andeq pc, r1, r0, asr r8 @ │ │ │ │ ldrdeq r2, [pc], -r2 @ │ │ │ │ - andeq pc, r1, r4, asr #8 │ │ │ │ + andeq pc, r1, r0, asr #8 │ │ │ │ @ instruction: 0x000f2ebe │ │ │ │ - andeq pc, r1, r8, lsr r9 @ │ │ │ │ + andeq pc, r1, r4, lsr r9 @ │ │ │ │ andeq r2, pc, sl, lsr #29 │ │ │ │ - andeq pc, r1, r0, lsr #7 │ │ │ │ + muleq r1, ip, r3 │ │ │ │ muleq pc, r6, lr @ │ │ │ │ - @ instruction: 0x0001f5b0 │ │ │ │ + andeq pc, r1, ip, lsr #11 │ │ │ │ andeq r2, pc, r2, lsl #29 │ │ │ │ - andeq pc, r1, ip, lsl r5 @ │ │ │ │ + andeq pc, r1, r8, lsl r5 @ │ │ │ │ andeq r2, pc, lr, ror #28 │ │ │ │ - andeq pc, r1, r0, lsl r5 @ │ │ │ │ + andeq pc, r1, ip, lsl #10 │ │ │ │ andeq r2, pc, sl, asr lr @ │ │ │ │ - strdeq pc, [r1], -r8 │ │ │ │ - andeq r2, pc, r6, asr #28 │ │ │ │ strdeq pc, [r1], -r4 │ │ │ │ + andeq r2, pc, r6, asr #28 │ │ │ │ + strdeq pc, [r1], -r0 │ │ │ │ andeq r2, pc, r0, lsr lr @ │ │ │ │ - andeq pc, r1, lr, lsr #14 │ │ │ │ + andeq pc, r1, sl, lsr #14 │ │ │ │ andeq r2, pc, sl, lsl lr @ │ │ │ │ - andeq pc, r1, r0, ror #7 │ │ │ │ + ldrdeq pc, [r1], -ip │ │ │ │ andeq r2, pc, r4, lsl #28 │ │ │ │ - andeq pc, r1, lr, ror #13 │ │ │ │ + andeq pc, r1, sl, ror #13 │ │ │ │ andeq r2, pc, lr, ror #27 │ │ │ │ - @ instruction: 0x0001f7b8 │ │ │ │ + @ instruction: 0x0001f7b4 │ │ │ │ ldrdeq r2, [pc], -r8 │ │ │ │ - muleq r1, r2, r7 │ │ │ │ + andeq pc, r1, lr, lsl #15 │ │ │ │ andeq r2, pc, r2, asr #27 │ │ │ │ - andeq pc, r1, r8, lsr #8 │ │ │ │ + andeq pc, r1, r4, lsr #8 │ │ │ │ andeq r2, pc, ip, lsr #27 │ │ │ │ - andeq pc, r1, r6, lsl #13 │ │ │ │ + andeq pc, r1, r2, lsl #13 │ │ │ │ muleq pc, r6, sp @ │ │ │ │ - muleq r1, ip, r7 │ │ │ │ + muleq r1, r8, r7 │ │ │ │ andeq r2, pc, r0, lsl #27 │ │ │ │ - andeq pc, r1, sl, lsr #12 │ │ │ │ + andeq pc, r1, r6, lsr #12 │ │ │ │ andeq r2, pc, sl, ror #26 │ │ │ │ - andeq pc, r1, r4, asr r7 @ │ │ │ │ + andeq pc, r1, r0, asr r7 @ │ │ │ │ andeq r2, pc, r4, asr sp @ │ │ │ │ - andeq pc, r1, sl, lsr #6 │ │ │ │ + andeq pc, r1, r6, lsr #6 │ │ │ │ andeq r2, pc, lr, lsr sp @ │ │ │ │ - andeq pc, r1, ip, asr #4 │ │ │ │ + andeq pc, r1, r8, asr #4 │ │ │ │ andeq r2, pc, r8, lsr #26 │ │ │ │ - @ instruction: 0x0001f6ba │ │ │ │ + @ instruction: 0x0001f6b6 │ │ │ │ andeq r2, pc, r2, lsl sp @ │ │ │ │ - andeq pc, r1, ip, asr #11 │ │ │ │ + andeq pc, r1, r8, asr #11 │ │ │ │ strdeq r2, [pc], -ip │ │ │ │ - andeq pc, r1, sl, lsl #12 │ │ │ │ + andeq pc, r1, r6, lsl #12 │ │ │ │ andeq r2, pc, r6, ror #25 │ │ │ │ - andeq pc, r1, r0, ror r2 @ │ │ │ │ + andeq pc, r1, ip, ror #4 │ │ │ │ ldrdeq r2, [pc], -r0 │ │ │ │ - muleq r1, sl, r1 │ │ │ │ + muleq r1, r6, r1 │ │ │ │ @ instruction: 0x000f2cba │ │ │ │ - andeq pc, r1, r8, asr #7 │ │ │ │ + andeq pc, r1, r4, asr #7 │ │ │ │ andeq r2, pc, r4, lsr #25 │ │ │ │ - andeq pc, r1, sl, ror r6 @ │ │ │ │ + andeq pc, r1, r6, ror r6 @ │ │ │ │ andeq r2, pc, lr, lsl #25 │ │ │ │ - andeq pc, r1, ip, lsr #10 │ │ │ │ + andeq pc, r1, r8, lsr #10 │ │ │ │ andeq r2, pc, r8, ror ip @ │ │ │ │ - ldrdeq pc, [r1], -r2 │ │ │ │ + andeq pc, r1, lr, asr #9 │ │ │ │ andeq r2, pc, r2, ror #24 │ │ │ │ - andeq pc, r1, r4, lsl #3 │ │ │ │ + andeq pc, r1, r0, lsl #3 │ │ │ │ andeq r2, pc, ip, asr #24 │ │ │ │ - andeq pc, r1, r6, ror #7 │ │ │ │ + andeq pc, r1, r2, ror #7 │ │ │ │ andeq r2, pc, r6, lsr ip @ │ │ │ │ - andeq pc, r1, r0, ror #12 │ │ │ │ + andeq pc, r1, ip, asr r6 @ │ │ │ │ andeq r2, pc, r0, lsr #24 │ │ │ │ - andeq pc, r1, r6, lsl #7 │ │ │ │ + andeq pc, r1, r2, lsl #7 │ │ │ │ andeq r2, pc, sl, lsl #24 │ │ │ │ - andeq pc, r1, r8, asr r1 @ │ │ │ │ + andeq pc, r1, r4, asr r1 @ │ │ │ │ strdeq r2, [pc], -r4 │ │ │ │ - ldrdeq pc, [r1], -r6 │ │ │ │ + ldrdeq pc, [r1], -r2 │ │ │ │ ldrdeq r2, [pc], -lr │ │ │ │ - andeq pc, r1, r8, ror #11 │ │ │ │ + andeq pc, r1, r4, ror #11 │ │ │ │ andeq r2, pc, r8, asr #23 │ │ │ │ - andeq pc, r1, r2, asr r6 @ │ │ │ │ + andeq pc, r1, lr, asr #12 │ │ │ │ @ instruction: 0x000f2bb2 │ │ │ │ - ldrdeq pc, [r1], -r0 │ │ │ │ + andeq pc, r1, ip, asr #3 │ │ │ │ muleq pc, ip, fp @ │ │ │ │ - andeq pc, r1, sl, lsl #1 │ │ │ │ + andeq pc, r1, r6, lsl #1 │ │ │ │ andeq r2, pc, r6, lsl #23 │ │ │ │ - andeq pc, r1, r0, rrx │ │ │ │ + andeq pc, r1, ip, asr r0 @ │ │ │ │ andeq r2, pc, r0, ror fp @ │ │ │ │ - muleq r1, r6, r1 │ │ │ │ + muleq r1, r2, r1 │ │ │ │ andeq r2, pc, sl, asr fp @ │ │ │ │ - andeq pc, r1, r4, lsr #8 │ │ │ │ + andeq pc, r1, r0, lsr #8 │ │ │ │ andeq r2, pc, r4, asr #22 │ │ │ │ - andeq pc, r1, r2, ror #8 │ │ │ │ + andeq pc, r1, lr, asr r4 @ │ │ │ │ andeq r2, pc, lr, lsr #22 │ │ │ │ - andeq pc, r1, r8, lsl #4 │ │ │ │ + andeq pc, r1, r4, lsl #4 │ │ │ │ andeq r2, pc, r8, lsl fp @ │ │ │ │ - andeq pc, r1, r2, asr #3 │ │ │ │ + @ instruction: 0x0001f1be │ │ │ │ andeq r2, pc, r2, lsl #22 │ │ │ │ - andeq pc, r1, r0, ror #8 │ │ │ │ + andeq pc, r1, ip, asr r4 @ │ │ │ │ andeq r2, pc, ip, ror #21 │ │ │ │ - andeq pc, r1, r6, ror #1 │ │ │ │ + andeq pc, r1, r2, ror #1 │ │ │ │ ldrdeq r2, [pc], -r6 │ │ │ │ - andeq pc, r1, r4, lsl #9 │ │ │ │ + andeq pc, r1, r0, lsl #9 │ │ │ │ andeq r2, pc, r0, asr #21 │ │ │ │ - andeq pc, r1, r6, lsl r2 @ │ │ │ │ + andeq pc, r1, r2, lsl r2 @ │ │ │ │ andeq r2, pc, sl, lsr #21 │ │ │ │ - andeq pc, r1, ip, lsr #6 │ │ │ │ + andeq pc, r1, r8, lsr #6 │ │ │ │ muleq pc, r4, sl @ │ │ │ │ - andeq pc, r1, r6, ror r2 @ │ │ │ │ + andeq pc, r1, r2, ror r2 @ │ │ │ │ andeq r2, pc, lr, ror sl @ │ │ │ │ - strdeq pc, [r1], -r0 │ │ │ │ + andeq pc, r1, ip, ror #3 │ │ │ │ andeq r2, pc, r8, ror #20 │ │ │ │ - andeq pc, r1, sl, ror #9 │ │ │ │ + andeq pc, r1, r6, ror #9 │ │ │ │ andeq r2, pc, r2, asr sl @ │ │ │ │ - strdeq pc, [r1], -r8 │ │ │ │ + strdeq pc, [r1], -r4 │ │ │ │ andeq r2, pc, ip, lsr sl @ │ │ │ │ - andeq pc, r1, sl, ror #2 │ │ │ │ + andeq pc, r1, r6, ror #2 │ │ │ │ andeq r2, pc, r6, lsr #20 │ │ │ │ - andeq pc, r1, r8, ror r4 @ │ │ │ │ + andeq pc, r1, r4, ror r4 @ │ │ │ │ andeq r2, pc, r0, lsl sl @ │ │ │ │ - andeq pc, r1, lr, lsr #7 │ │ │ │ + andeq pc, r1, sl, lsr #7 │ │ │ │ strdeq r2, [pc], -sl │ │ │ │ - andeq pc, r1, r0, lsr r0 @ │ │ │ │ + andeq pc, r1, ip, lsr #32 │ │ │ │ andeq r2, pc, r4, ror #19 │ │ │ │ - andeq pc, r1, r2, lsl #8 │ │ │ │ + strdeq pc, [r1], -lr │ │ │ │ ldrdeq r2, [pc], -r2 @ │ │ │ │ - andeq pc, r1, r8, asr #32 │ │ │ │ + andeq pc, r1, r4, asr #32 │ │ │ │ andeq r2, pc, r0, asr #19 │ │ │ │ - andeq lr, r1, r2, ror pc │ │ │ │ - andeq lr, r1, r8, asr #30 │ │ │ │ + andeq lr, r1, lr, ror #30 │ │ │ │ + andeq lr, r1, r4, asr #30 │ │ │ │ andeq r2, pc, lr, lsr #19 │ │ │ │ - andeq r0, r3, sl, ror #8 │ │ │ │ - andeq r0, r3, lr, asr r4 │ │ │ │ + andeq r0, r3, r6, ror #8 │ │ │ │ + andeq r0, r3, sl, asr r4 │ │ │ │ stmdavs r2, {r4, r5, r8, ip, sp, pc}^ │ │ │ │ subvs r3, r2, r1, lsl #20 │ │ │ │ stmdavs r3, {r1, r4, r8, fp, ip, sp, pc} │ │ │ │ @ instruction: 0x4718695b │ │ │ │ svclt 0x00004770 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fed0d200 <__bss_end__@@Base+0xfea07a4c> │ │ │ │ @@ -425684,15 +425684,15 @@ │ │ │ │ submi fp, r1, lr, ror #14 │ │ │ │ strpl r8, [r5, -r3, asr #1]! │ │ │ │ @ instruction: 0x400c58b1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subsmi r0, r9, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ adcsmi r0, r4, #0 │ │ │ │ - muleq r3, ip, r0 │ │ │ │ + muleq r3, r8, r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fed0d320 <__bss_end__@@Base+0xfea07b6c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff8 │ │ │ │ @ instruction: 0xb1286840 │ │ │ │ blcc 21013c │ │ │ │ mvnslt r6, r3 │ │ │ │ @@ -426027,20 +426027,20 @@ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r3, r3, lsl #2 │ │ │ │ blhi 271954 │ │ │ │ @ instruction: 0xf65ebdf0 │ │ │ │ svclt 0x0000efe8 │ │ │ │ andeq r3, pc, r2, asr ip @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andeq pc, r2, ip, asr fp @ │ │ │ │ - andeq pc, r2, r8, asr #22 │ │ │ │ - andeq pc, r2, r4, lsr #22 │ │ │ │ - andeq pc, r2, r4, lsl #22 │ │ │ │ - andeq pc, r2, r8, ror #21 │ │ │ │ - @ instruction: 0x0002fabe │ │ │ │ + andeq pc, r2, r8, asr fp @ │ │ │ │ + andeq pc, r2, r4, asr #22 │ │ │ │ + andeq pc, r2, r0, lsr #22 │ │ │ │ + andeq pc, r2, r0, lsl #22 │ │ │ │ + andeq pc, r2, r4, ror #21 │ │ │ │ + @ instruction: 0x0002faba │ │ │ │ andeq r3, pc, r6, asr sl @ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ blhi 371b4c <__bss_end__@@Base+0x6c398> │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0040f8cc │ │ │ │ ldmmi ip, {r2, r9, sl, lr}^ │ │ │ │ @@ -426262,22 +426262,22 @@ │ │ │ │ andhi pc, r0, pc, lsr #7 │ │ │ │ strbpl r2, [r4], #-3352 @ 0xfffff2e8 │ │ │ │ strdmi r2, [r9], -fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ teqmi r4, #0 │ │ │ │ strdeq r3, [pc], -r8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andeq pc, r2, ip, ror #19 │ │ │ │ - andeq pc, r2, r6, lsl #20 │ │ │ │ - andeq pc, r2, lr, lsl #18 │ │ │ │ + andeq pc, r2, r8, ror #19 │ │ │ │ + andeq pc, r2, r2, lsl #20 │ │ │ │ andeq pc, r2, sl, lsl #18 │ │ │ │ - andeq pc, r2, r2, lsl #18 │ │ │ │ - ldrdeq pc, [r2], -ip │ │ │ │ - andeq pc, r2, r8, lsr r8 @ │ │ │ │ - ldrdeq pc, [r2], -r2 │ │ │ │ + andeq pc, r2, r6, lsl #18 │ │ │ │ + strdeq pc, [r2], -lr │ │ │ │ + ldrdeq pc, [r2], -r8 │ │ │ │ + andeq pc, r2, r4, lsr r8 @ │ │ │ │ + andeq pc, r2, lr, asr #15 │ │ │ │ ldrtmi r4, [r3], -r4, lsr #18 │ │ │ │ strtmi r9, [r0], -lr, lsl #20 │ │ │ │ @ instruction: 0xf65e4479 │ │ │ │ stmdacs r1, {r4, r7, sl, fp, sp, lr, pc} │ │ │ │ blls 96aeec <__bss_end__@@Base+0x665738> │ │ │ │ blcs 1db68c │ │ │ │ ldcl 13, cr13, [sp, #140] @ 0x8c │ │ │ │ @@ -426307,15 +426307,15 @@ │ │ │ │ blhi 371dac <__bss_end__@@Base+0x6c5f8> │ │ │ │ svchi 0x00f0e8bd │ │ │ │ ldc 6, cr15, [sl, #376]! @ 0x178 │ │ │ │ andhi pc, r0, pc, lsr #7 │ │ │ │ strbpl r2, [r4], #-3352 @ 0xfffff2e8 │ │ │ │ strdmi r2, [r9], -fp │ │ │ │ teqmi r4, #0 │ │ │ │ - andeq pc, r2, r4, asr #14 │ │ │ │ + andeq pc, r2, r0, asr #14 │ │ │ │ strdeq r3, [pc], -lr │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fed0dce4 <__bss_end__@@Base+0xfea08530> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x460c0fd8 │ │ │ │ blmi ac8f7c <__bss_end__@@Base+0x7c37c8> │ │ │ │ @@ -426560,15 +426560,15 @@ │ │ │ │ @ instruction: 0x4648f937 │ │ │ │ @ instruction: 0xf934f7ff │ │ │ │ @ instruction: 0xf65ee739 │ │ │ │ svclt 0x0000ebc0 │ │ │ │ andeq r3, pc, r8, ror r4 @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r3, pc, r6, ror r3 @ │ │ │ │ - andeq r2, r2, r0, asr lr │ │ │ │ + andeq r2, r2, ip, asr #28 │ │ │ │ suble r2, r4, r0, lsl #18 │ │ │ │ @ instruction: 0xf04fb510 │ │ │ │ and r0, r4, r0, lsl #28 │ │ │ │ @ instruction: 0xf10eb3ec │ │ │ │ ldrbmi r0, [r1, #-3585]! @ 0xfffff1ff │ │ │ │ bl 1eafc0 │ │ │ │ ldcl 3, cr0, [r3, #568] @ 0x238 │ │ │ │ @@ -426739,17 +426739,17 @@ │ │ │ │ stmdals r2, {r0, r4, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xffcef7fe │ │ │ │ @ instruction: 0xf65ee7bf │ │ │ │ svclt 0x0000ea5a │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r3, pc, r2, ror #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andeq pc, r2, lr, lsr #4 │ │ │ │ + andeq pc, r2, sl, lsr #4 │ │ │ │ muleq pc, lr, pc @ │ │ │ │ - andeq pc, r2, r2, asr #32 │ │ │ │ + andeq pc, r2, lr, lsr r0 @ │ │ │ │ vst4.32 {d27-d30}, [pc], r4 │ │ │ │ push {r7, sl, fp, ip, lr} │ │ │ │ vstr FPSCR_nzcvqc, [sp, #-448]! @ 0xfffffe40 │ │ │ │ bl fed19dec <__bss_end__@@Base+0xfea14638> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df09e0 │ │ │ │ @ instruction: 0xf2ad463c │ │ │ │ @@ -427149,26 +427149,26 @@ │ │ │ │ ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ svccc 0x00e55555 │ │ │ │ ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ svccc 0x00d55555 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, pc, r0, ror #29 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andeq lr, r2, r0, ror #30 │ │ │ │ - andeq lr, r2, r8, asr #30 │ │ │ │ - andeq lr, r2, r0, ror #30 │ │ │ │ - andeq lr, r2, r2, ror #31 │ │ │ │ + andeq lr, r2, ip, asr pc │ │ │ │ + andeq lr, r2, r4, asr #30 │ │ │ │ + andeq lr, r2, ip, asr pc │ │ │ │ + ldrdeq lr, [r2], -lr @ │ │ │ │ + andeq lr, r2, r8, lsr #26 │ │ │ │ andeq lr, r2, ip, lsr #26 │ │ │ │ - andeq lr, r2, r0, lsr sp │ │ │ │ - andeq lr, r2, r0, lsr #25 │ │ │ │ - andeq lr, r2, lr, lsl #25 │ │ │ │ - andeq lr, r2, ip, lsl #25 │ │ │ │ - andeq lr, r2, r4, lsl #25 │ │ │ │ + muleq r2, ip, ip │ │ │ │ + andeq lr, r2, sl, lsl #25 │ │ │ │ + andeq lr, r2, r8, lsl #25 │ │ │ │ andeq lr, r2, r0, lsl #25 │ │ │ │ - andeq lr, r2, r8, ror #24 │ │ │ │ + andeq lr, r2, ip, ror ip │ │ │ │ + andeq lr, r2, r4, ror #24 │ │ │ │ fldmiaxls lr, {d9-d69} @ Deprecated │ │ │ │ teqlt r0, r8, lsl r8 │ │ │ │ blcc 211940 │ │ │ │ ldmdblt r3, {r0, r1, r6, sp, lr} │ │ │ │ ldmdbvs fp, {r0, r1, fp, sp, lr}^ │ │ │ │ @ instruction: 0x46204798 │ │ │ │ stc2l 7, cr15, [sl], #-1016 @ 0xfffffc08 │ │ │ │ @@ -427709,20 +427709,20 @@ │ │ │ │ stc 1, cr9, [sp, #960] @ 0x3c0 │ │ │ │ vstr s29, [sp, #636] @ 0x27c │ │ │ │ vstr s28, [sp, #640] @ 0x280 │ │ │ │ vstr s20, [sp, #672] @ 0x2a0 │ │ │ │ vstr s24, [sp, #676] @ 0x2a4 │ │ │ │ vstr s31, [sp, #644] @ 0x284 │ │ │ │ subs pc, fp, r2, lsr #21 │ │ │ │ - andeq lr, r2, lr, lsr #12 │ │ │ │ - andeq lr, r2, lr, lsl #10 │ │ │ │ - andeq lr, r2, r0, ror r4 │ │ │ │ - andeq lr, r2, r4, lsl #8 │ │ │ │ - andeq lr, r2, r0, lsr r3 │ │ │ │ - andeq lr, r2, ip, asr r2 │ │ │ │ + andeq lr, r2, sl, lsr #12 │ │ │ │ + andeq lr, r2, sl, lsl #10 │ │ │ │ + andeq lr, r2, ip, ror #8 │ │ │ │ + andeq lr, r2, r0, lsl #8 │ │ │ │ + andeq lr, r2, ip, lsr #6 │ │ │ │ + andeq lr, r2, r8, asr r2 │ │ │ │ blvc 1f3bd0 │ │ │ │ bleq ff3b3ba8 <__bss_end__@@Base+0xff0ae3f4> │ │ │ │ blx 5f3ca0 <__bss_end__@@Base+0x2ee4ec> │ │ │ │ sbcshi pc, r2, #0, 2 │ │ │ │ bllt 1f3bc0 │ │ │ │ blvc 1f3bc4 │ │ │ │ bleq ff3b3bbc <__bss_end__@@Base+0xff0ae408> │ │ │ │ @@ -428253,15 +428253,15 @@ │ │ │ │ @ instruction: 0xf7ff4641 │ │ │ │ svclt 0x0000b906 │ │ │ │ andhi pc, r0, pc, lsr #7 │ │ │ │ ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ svccc 0x00e55555 │ │ │ │ ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ svccc 0x00d55555 │ │ │ │ - ldrdeq sp, [r2], -r6 │ │ │ │ + ldrdeq sp, [r2], -r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0xf8dd9b80 │ │ │ │ ldmdavs r9, {r4, r5, r7, r8, r9, sl} │ │ │ │ @ instruction: 0xf85af7d6 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ ldclls 1, cr8, [fp], #-536 @ 0xfffffde8 │ │ │ │ @ instruction: 0x4618abf4 │ │ │ │ @@ -428606,16 +428606,16 @@ │ │ │ │ strtmi r9, [r8], -r5, lsr #23 │ │ │ │ ldmdavs fp, {r1, r2, r9, fp, lr} │ │ │ │ @ instruction: 0xe7ec447a │ │ │ │ andhi pc, r0, pc, lsr #7 │ │ │ │ smlaltbne r0, pc, pc, lr @ │ │ │ │ svccc 0x00e1ac51 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sp, r2, r4, asr r3 │ │ │ │ - andeq sp, r2, r4, asr r3 │ │ │ │ + andeq sp, r2, r0, asr r3 │ │ │ │ + andeq sp, r2, r0, asr r3 │ │ │ │ @ instruction: 0xf65c4620 │ │ │ │ strbmi lr, [r8], -sl, ror #26 │ │ │ │ stcl 6, cr15, [r6, #-368]! @ 0xfffffe90 │ │ │ │ @ instruction: 0xf7fd4628 │ │ │ │ stmials r4!, {r0, r1, r2, r3, r4, r8, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf91cf7fd │ │ │ │ blt 1976edc <__bss_end__@@Base+0x1671728> │ │ │ │ @@ -428715,16 +428715,16 @@ │ │ │ │ rscvc pc, sl, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf65c4668 │ │ │ │ blls 20b437c <__bss_end__@@Base+0x1daebc8> │ │ │ │ blls fe4530c8 <__bss_end__@@Base+0xfe14d914> │ │ │ │ @ instruction: 0xf7fdcb0e │ │ │ │ addls pc, ip, sp, asr #27 │ │ │ │ ldmiblt r6, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - andeq sp, r2, r2, ror #7 │ │ │ │ - andeq sp, r2, r4, asr r3 │ │ │ │ + ldrdeq sp, [r2], -lr │ │ │ │ + andeq sp, r2, r0, asr r3 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ bleq ffdf73bc <__bss_end__@@Base+0xffaf1c08> │ │ │ │ ldclvc 5, cr15, [ip, #-692]! @ 0xfffffd4c │ │ │ │ @ instruction: 0xf8df4688 │ │ │ │ @ instruction: 0x461519f0 │ │ │ │ @@ -429362,59 +429362,59 @@ │ │ │ │ str r2, [r9, #-1284]! @ 0xfffffafc │ │ │ │ mrc2 7, 4, pc, cr8, cr4, {6} │ │ │ │ @ instruction: 0xf65be572 │ │ │ │ svclt 0x0000edda │ │ │ │ andeq r1, pc, r2 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xffffb7ed │ │ │ │ - andeq r3, r2, r2, asr #21 │ │ │ │ - andeq r3, r2, r8, asr sl │ │ │ │ - @ instruction: 0x0002cab8 │ │ │ │ + @ instruction: 0x00023abe │ │ │ │ + andeq r3, r2, r4, asr sl │ │ │ │ + @ instruction: 0x0002cab4 │ │ │ │ andeq r0, pc, ip, asr #23 │ │ │ │ - andeq r9, r2, r2, lsr r6 │ │ │ │ - @ instruction: 0x0001bbbe │ │ │ │ - andeq sp, r1, sl, lsr #12 │ │ │ │ - andeq r9, r2, r2, lsl #14 │ │ │ │ - andeq lr, r1, sl, asr #4 │ │ │ │ - andeq r1, r2, r6, ror sl │ │ │ │ - strdeq ip, [r2], -lr │ │ │ │ - andeq ip, r2, lr, ror #25 │ │ │ │ - ldrdeq ip, [r2], -lr │ │ │ │ - andeq r6, r2, lr, ror #29 │ │ │ │ + andeq r9, r2, lr, lsr #12 │ │ │ │ + @ instruction: 0x0001bbba │ │ │ │ + andeq sp, r1, r6, lsr #12 │ │ │ │ + strdeq r9, [r2], -lr │ │ │ │ + andeq lr, r1, r6, asr #4 │ │ │ │ + andeq r1, r2, r2, ror sl │ │ │ │ + strdeq ip, [r2], -sl │ │ │ │ + andeq ip, r2, sl, ror #25 │ │ │ │ + ldrdeq ip, [r2], -sl │ │ │ │ + andeq r6, r2, sl, ror #29 │ │ │ │ @ instruction: 0x00011db2 │ │ │ │ andeq r1, r1, r2, lsr #27 │ │ │ │ - muleq r2, r2, ip │ │ │ │ - andeq ip, r2, r2, lsl #25 │ │ │ │ - andeq fp, r2, lr, lsl #24 │ │ │ │ - andeq ip, r2, lr, asr ip │ │ │ │ - andeq r6, r2, r8, asr #14 │ │ │ │ - andeq r6, r2, sl, lsr #18 │ │ │ │ + andeq ip, r2, lr, lsl #25 │ │ │ │ + andeq ip, r2, lr, ror ip │ │ │ │ + andeq fp, r2, sl, lsl #24 │ │ │ │ + andeq ip, r2, sl, asr ip │ │ │ │ + andeq r6, r2, r4, asr #14 │ │ │ │ + andeq r6, r2, r6, lsr #18 │ │ │ │ andeq r2, r1, r0, asr #32 │ │ │ │ - andeq r3, r2, lr, ror ip │ │ │ │ + andeq r3, r2, sl, ror ip │ │ │ │ andeq r2, r1, r8, lsr #32 │ │ │ │ - andeq r7, r2, sl, lsl #2 │ │ │ │ - andeq ip, r2, r8, ror #23 │ │ │ │ - andeq r3, r2, r2, ror #25 │ │ │ │ - andeq pc, r1, r4, lsr r7 @ │ │ │ │ - @ instruction: 0x0002cbbe │ │ │ │ + andeq r7, r2, r6, lsl #2 │ │ │ │ + andeq ip, r2, r4, ror #23 │ │ │ │ + ldrdeq r3, [r2], -lr │ │ │ │ + andeq pc, r1, r0, lsr r7 @ │ │ │ │ + @ instruction: 0x0002cbba │ │ │ │ andeq r1, r1, r4, asr lr │ │ │ │ andeq r1, r1, sl, asr #28 │ │ │ │ - andeq r6, r2, ip, asr r6 │ │ │ │ - @ instruction: 0x0002bfb2 │ │ │ │ - andeq fp, r2, r0, asr #27 │ │ │ │ - andeq fp, r2, sl, lsl #27 │ │ │ │ + andeq r6, r2, r8, asr r6 │ │ │ │ + andeq fp, r2, lr, lsr #31 │ │ │ │ + @ instruction: 0x0002bdbc │ │ │ │ + andeq fp, r2, r6, lsl #27 │ │ │ │ andeq r4, r1, ip, lsr #2 │ │ │ │ andeq r1, r1, r6, asr #21 │ │ │ │ - andeq fp, r2, r8, lsl #31 │ │ │ │ - andeq fp, r2, r2, asr pc │ │ │ │ - andeq ip, r2, r0, lsl #22 │ │ │ │ - strdeq ip, [r2], -lr │ │ │ │ + andeq fp, r2, r4, lsl #31 │ │ │ │ + andeq fp, r2, lr, asr #30 │ │ │ │ strdeq ip, [r2], -ip @ │ │ │ │ - strdeq ip, [r2], -r6 │ │ │ │ - andeq ip, r2, r8, ror #21 │ │ │ │ + strdeq ip, [r2], -sl │ │ │ │ + strdeq ip, [r2], -r8 │ │ │ │ + strdeq ip, [r2], -r2 │ │ │ │ + andeq ip, r2, r4, ror #21 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fed10d4c <__bss_end__@@Base+0xfea0b598> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmiavs r3, {r4, r5, r6, r7, r8, r9, sl, fp}^ │ │ │ │ cmnlt r3, r5, lsl #12 │ │ │ │ stmiavs fp!, {sl, sp} │ │ │ │ strcc r0, [r1], #-358 @ 0xfffffe9a │ │ │ │ @@ -429819,17 +429819,17 @@ │ │ │ │ blx 3f80ee <__bss_end__@@Base+0xf293a> │ │ │ │ svclt 0x0000e57b │ │ │ │ sbcmi r0, r8, #0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r0, [pc], -r4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, pc, r0, ror #7 │ │ │ │ - andeq ip, r2, r2, lsl #9 │ │ │ │ - muleq r2, r2, r1 │ │ │ │ - strdeq fp, [r2], -r8 │ │ │ │ + andeq ip, r2, lr, ror r4 │ │ │ │ + andeq ip, r2, lr, lsl #3 │ │ │ │ + strdeq fp, [r2], -r4 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ blhi 5f5680 <__bss_end__@@Base+0x2efecc> │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ ldceq 8, cr15, [r8, #816] @ 0x330 │ │ │ │ stcvc 5, cr15, [r1, #-692] @ 0xfffffd4c │ │ │ │ ldrmi r4, [r5], -r3, lsl #13 │ │ │ │ @@ -430467,16 +430467,16 @@ │ │ │ │ @ instruction: 0xf50d4628 │ │ │ │ pop {r0, r7, r8, sl, fp, sp, lr} │ │ │ │ @ instruction: 0xf65a4070 │ │ │ │ @ instruction: 0xf65abc87 │ │ │ │ svclt 0x0000ed34 │ │ │ │ andeq pc, lr, ip, ror r5 @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andeq r8, r2, r8, asr #3 │ │ │ │ - andeq pc, r1, r8, lsr #2 │ │ │ │ + andeq r8, r2, r4, asr #3 │ │ │ │ + andeq pc, r1, r4, lsr #2 │ │ │ │ andeq pc, lr, r2, lsl r5 @ │ │ │ │ strdeq pc, [lr], -r6 │ │ │ │ ldrblt fp, [r0, #-771]! @ 0xfffffcfd │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f0f8cc │ │ │ │ stmdbmi sp, {r1, r2, r3, r9, sl, lr} │ │ │ │ @@ -430489,16 +430489,16 @@ │ │ │ │ stcl 6, cr15, [r4], {90} @ 0x5a │ │ │ │ andcs fp, r1, r8, lsl #18 │ │ │ │ @ instruction: 0x4628bd70 │ │ │ │ ldrtmi r4, [r1], -r2, lsr #12 │ │ │ │ @ instruction: 0xff70f7ff │ │ │ │ ldcllt 0, cr2, [r0, #-4]! │ │ │ │ ldrbmi r2, [r0, -r1]! │ │ │ │ - muleq r2, ip, r7 │ │ │ │ - muleq r2, r2, r7 │ │ │ │ + muleq r2, r8, r7 │ │ │ │ + andeq fp, r2, lr, lsl #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fed11e40 <__bss_end__@@Base+0xfea0c68c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi a3ec08 <__bss_end__@@Base+0x739454> │ │ │ │ blmi a4c45c <__bss_end__@@Base+0x746ca8> │ │ │ │ ldrbtmi fp, [sl], #-130 @ 0xffffff7e │ │ │ │ strbtmi r6, [r9], -r0, lsl #18 │ │ │ │ @@ -430531,17 +430531,17 @@ │ │ │ │ bmi 3ccb20 <__bss_end__@@Base+0xc736c> │ │ │ │ stmdavs r3!, {r0, r2, sp} │ │ │ │ ldrbtmi r6, [sl], #-2145 @ 0xfffff79f │ │ │ │ bfi r4, r8, #15, #10 │ │ │ │ ldc 6, cr15, [r2], #360 @ 0x168 │ │ │ │ andeq pc, lr, r2, asr r4 @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andeq fp, r2, r2, ror #14 │ │ │ │ + andeq fp, r2, lr, asr r7 │ │ │ │ andeq pc, lr, lr, lsl r4 @ │ │ │ │ - andeq fp, r2, sl, ror #13 │ │ │ │ + andeq fp, r2, r6, ror #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fed11eec <__bss_end__@@Base+0xfea0c738> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ addlt r0, r5, r0, ror #31 │ │ │ │ ldrmi r2, [r4], r0, lsl #10 │ │ │ │ blmi dcc564 <__bss_end__@@Base+0xac6db0> │ │ │ │ strls r4, [r2, #-1540] @ 0xfffff9fc │ │ │ │ @@ -430591,18 +430591,18 @@ │ │ │ │ stmdavs r1!, {r0, r1, r5, fp, sp, lr}^ │ │ │ │ @ instruction: 0x4798447a │ │ │ │ @ instruction: 0xf65ae7cd │ │ │ │ svclt 0x0000ec3e │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ muleq lr, sl, r3 │ │ │ │ andeq pc, lr, sl, asr #6 │ │ │ │ - andeq lr, r1, r4, lsr pc │ │ │ │ - andeq lr, r1, sl, lsr #30 │ │ │ │ - andeq fp, r2, r4, lsl #13 │ │ │ │ - andeq fp, r2, ip, ror r6 │ │ │ │ + andeq lr, r1, r0, lsr pc │ │ │ │ + andeq lr, r1, r6, lsr #30 │ │ │ │ + andeq fp, r2, r0, lsl #13 │ │ │ │ + andeq fp, r2, r8, ror r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fed11fe0 <__bss_end__@@Base+0xfea0c82c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ addlt r0, r5, r0, ror #31 │ │ │ │ movwcs r4, #2619 @ 0xa3b │ │ │ │ ldrbtmi r4, [sl], #-1549 @ 0xfffff9f3 │ │ │ │ movwls r4, #5636 @ 0x1604 │ │ │ │ @@ -430662,17 +430662,17 @@ │ │ │ │ stmdavs r3!, {r0, r2, sp} │ │ │ │ ldrbtmi r6, [sl], #-2145 @ 0xfffff79f │ │ │ │ bfi r4, r8, (invalid: 15:6) │ │ │ │ bl fed78840 <__bss_end__@@Base+0xfea7308c> │ │ │ │ @ instruction: 0x000ef2b2 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq pc, lr, sl, lsr r2 @ │ │ │ │ - ldrdeq fp, [r2], -r2 │ │ │ │ - andeq fp, r2, r8, lsr #11 │ │ │ │ - @ instruction: 0x0002b5b2 │ │ │ │ + andeq fp, r2, lr, asr #11 │ │ │ │ + andeq fp, r2, r4, lsr #11 │ │ │ │ + andeq fp, r2, lr, lsr #11 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ ldrmi fp, [r6], -r6, lsl #1 │ │ │ │ movwcs r4, #2751 @ 0xabf │ │ │ │ strmi r4, [r7], -ip, lsl #12 │ │ │ │ @@ -430864,23 +430864,23 @@ │ │ │ │ ldmdavs r9!, {r0, r1, r3, r4, r5, fp, sp, lr}^ │ │ │ │ @ instruction: 0x4798447a │ │ │ │ stmdacs r0, {fp, ip, pc} │ │ │ │ ldrb sp, [r0], r6, lsr #3 │ │ │ │ b 7f8b6c <__bss_end__@@Base+0x4f33b8> │ │ │ │ muleq lr, r2, r1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andeq fp, r2, r8, asr #10 │ │ │ │ - andeq fp, r2, r2, lsl #10 │ │ │ │ + andeq fp, r2, r4, asr #10 │ │ │ │ + strdeq fp, [r2], -lr │ │ │ │ strdeq pc, [lr], -sl │ │ │ │ - strdeq fp, [r2], -sl │ │ │ │ - andeq fp, r2, r8, ror #7 │ │ │ │ - muleq r2, lr, r3 │ │ │ │ - muleq r2, lr, r3 │ │ │ │ - muleq r2, r2, r3 │ │ │ │ - andeq fp, r2, r4, lsl #6 │ │ │ │ + strdeq fp, [r2], -r6 │ │ │ │ + andeq fp, r2, r4, ror #7 │ │ │ │ + muleq r2, sl, r3 │ │ │ │ + muleq r2, sl, r3 │ │ │ │ + andeq fp, r2, lr, lsl #7 │ │ │ │ + andeq fp, r2, r0, lsl #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fed12438 <__bss_end__@@Base+0xfea0cc84> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldrdlt r0, [r7], r8 │ │ │ │ @ instruction: 0xf8df460b │ │ │ │ strmi ip, [r4], -r0, ror #3 │ │ │ │ movwcs r4, #1560 @ 0x618 │ │ │ │ @@ -431000,20 +431000,20 @@ │ │ │ │ ldrbtmi r6, [sl], #-2145 @ 0xfffff79f │ │ │ │ @ instruction: 0xe74e4798 │ │ │ │ @ instruction: 0xf7d34618 │ │ │ │ strb pc, [ip, r7, asr #19] @ │ │ │ │ stmdb r8, {r1, r3, r4, r6, r9, sl, ip, sp, lr, pc} │ │ │ │ andeq lr, lr, r0, asr lr │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andeq fp, r2, r2, lsl r3 │ │ │ │ + andeq fp, r2, lr, lsl #6 │ │ │ │ andeq lr, lr, r6, ror #27 │ │ │ │ - andeq fp, r2, r4, asr #5 │ │ │ │ - andeq fp, r2, r0, lsr r2 │ │ │ │ - andeq fp, r2, sl, ror #3 │ │ │ │ - andeq fp, r2, lr, asr #3 │ │ │ │ + andeq fp, r2, r0, asr #5 │ │ │ │ + andeq fp, r2, ip, lsr #4 │ │ │ │ + andeq fp, r2, r6, ror #3 │ │ │ │ + andeq fp, r2, sl, asr #3 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d8f8cc │ │ │ │ strmi fp, [r0], r4, lsl #1 │ │ │ │ andscs r2, r8, r1, lsl #2 │ │ │ │ @ instruction: 0x461e4615 │ │ │ │ @@ -431083,17 +431083,17 @@ │ │ │ │ @ instruction: 0xfffff63d │ │ │ │ @ instruction: 0xfffff631 │ │ │ │ @ instruction: 0xfffffd63 │ │ │ │ @ instruction: 0xfffff709 │ │ │ │ @ instruction: 0xfffff8ef │ │ │ │ @ instruction: 0xfffff7f1 │ │ │ │ @ instruction: 0xfffff607 │ │ │ │ - strdeq fp, [r2], -r8 │ │ │ │ - andeq fp, r2, r0, asr #1 │ │ │ │ - strheq fp, [r2], -r4 │ │ │ │ + strdeq fp, [r2], -r4 │ │ │ │ + strheq fp, [r2], -ip │ │ │ │ + strheq fp, [r2], -r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fed1278c <__bss_end__@@Base+0xfea0cfd8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff8 │ │ │ │ @ instruction: 0xf6596880 │ │ │ │ stmdbvs r0!, {r1, r5, r6, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ stmdavs r3, {r3, r4, r8, ip, sp, pc}^ │ │ │ │ @@ -431118,15 +431118,15 @@ │ │ │ │ andle r2, r9, r0 │ │ │ │ strmi r4, [r4], -r5, lsl #20 │ │ │ │ stmdavs lr!, {r0, r1, r9, sl, lr} │ │ │ │ stmdavs r9!, {r2, sp}^ │ │ │ │ @ instruction: 0x47b0447a │ │ │ │ addcc pc, r0, r4, asr #8 │ │ │ │ svclt 0x0000bd70 │ │ │ │ - andeq fp, r2, ip, lsr r0 │ │ │ │ + andeq fp, r2, r8, lsr r0 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fed12810 <__bss_end__@@Base+0xfea0d05c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdbmi fp, {r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ movwcs r4, #5637 @ 0x1605 │ │ │ │ ldrbtmi r6, [r9], #-2176 @ 0xfffff780 │ │ │ │ @ instruction: 0xf65a2200 │ │ │ │ @@ -431134,16 +431134,16 @@ │ │ │ │ andcs fp, r0, r8, lsl #30 │ │ │ │ bmi 36f654 <__bss_end__@@Base+0x69ea0> │ │ │ │ strmi r4, [r3], -r4, lsl #12 │ │ │ │ andcs r6, r4, lr, lsr #16 │ │ │ │ ldrbtmi r6, [sl], #-2153 @ 0xfffff797 │ │ │ │ vst1.32 {d20}, [r4 :256], r0 │ │ │ │ ldcllt 0, cr3, [r0, #-512]! @ 0xfffffe00 │ │ │ │ - andeq lr, r1, r2, lsl #13 │ │ │ │ - strdeq sl, [r2], -sl @ │ │ │ │ + andeq lr, r1, lr, ror r6 │ │ │ │ + strdeq sl, [r2], -r6 │ │ │ │ movwcs fp, #5488 @ 0x1570 │ │ │ │ stmdavs ip, {r0, r2, r3, r6, r7, r8, fp, sp, lr} │ │ │ │ stmibvs r8, {r2, r7, r9, sl, lr} │ │ │ │ @ instruction: 0xf00440ab │ │ │ │ blcc 1fbedc │ │ │ │ addsmi r4, r3, ip, lsr #8 │ │ │ │ blx a8b674 <__bss_end__@@Base+0x785ec0> │ │ │ │ @@ -431880,21 +431880,21 @@ │ │ │ │ ldrtmi r9, [r0], -r0, lsl #18 │ │ │ │ blx fe4fa1d4 <__bss_end__@@Base+0xfe1f4a20> │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ ldrt sl, [r5], #3551 @ 0xddf │ │ │ │ andeq lr, lr, r0, ror #14 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq lr, lr, ip, asr #10 │ │ │ │ - andeq r5, sp, sl, lsl r8 │ │ │ │ - muleq sp, ip, r7 │ │ │ │ - strdeq r5, [sp], -sl │ │ │ │ - andeq r5, sp, r8, ror #11 │ │ │ │ - andeq r5, sp, r8, lsl r5 │ │ │ │ - ldrdeq r5, [sp], -sl │ │ │ │ - muleq sp, ip, r4 │ │ │ │ + andeq r5, sp, r6, lsl r8 │ │ │ │ + muleq sp, r8, r7 │ │ │ │ + strdeq r5, [sp], -r6 │ │ │ │ + andeq r5, sp, r4, ror #11 │ │ │ │ + andeq r5, sp, r4, lsl r5 │ │ │ │ + ldrdeq r5, [sp], -r6 │ │ │ │ + muleq sp, r8, r4 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ bmi e0dc5c <__bss_end__@@Base+0xb084a8> │ │ │ │ addlt r4, r5, r1, lsr fp │ │ │ │ @ instruction: 0x460e447a │ │ │ │ @@ -432075,21 +432075,21 @@ │ │ │ │ mvnsle r2, lr, lsr #18 │ │ │ │ ldrb r3, [fp, r1, lsl #6] │ │ │ │ ldrmi r2, [r8], -r0, lsl #6 │ │ │ │ @ instruction: 0xf8134770 │ │ │ │ ldrtmi r1, [fp], -r1, lsl #24 │ │ │ │ bicsle r2, r3, lr, lsr #18 │ │ │ │ svclt 0x0000e7f4 │ │ │ │ - andeq r5, sp, lr, asr #19 │ │ │ │ - andeq r5, sp, r8, asr #19 │ │ │ │ - strdeq r5, [sp], -ip │ │ │ │ - andeq r5, sp, r6, lsl #20 │ │ │ │ - andeq r0, lr, sl, lsr r5 │ │ │ │ - andeq r5, sp, ip, lsr #19 │ │ │ │ - strdeq r5, [sp], -r6 │ │ │ │ + andeq r5, sp, sl, asr #19 │ │ │ │ + andeq r5, sp, r4, asr #19 │ │ │ │ + strdeq r5, [sp], -r8 │ │ │ │ + andeq r5, sp, r2, lsl #20 │ │ │ │ + andeq r0, lr, r6, lsr r5 │ │ │ │ + andeq r5, sp, r8, lsr #19 │ │ │ │ + strdeq r5, [sp], -r2 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e0f8cc │ │ │ │ addlt r6, r2, r6, lsl #17 │ │ │ │ teqlt r6, #4, 12 @ 0x400000 │ │ │ │ ldrshlt r6, [r0, #128]! @ 0x80 │ │ │ │ @@ -432111,15 +432111,15 @@ │ │ │ │ @ instruction: 0x463081f0 │ │ │ │ @ instruction: 0xffd0f7ff │ │ │ │ ldmvs r0!, {r1, r2, r5, r7, fp, sp, lr}^ │ │ │ │ stmdavs r0, {r1, r3, r4, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ bl 20f9ee4 <__bss_end__@@Base+0x1df4730> │ │ │ │ @ instruction: 0xf65960e0 │ │ │ │ strb lr, [r9, r6, lsl #23]! │ │ │ │ - ldrdeq r1, [r2], -ip │ │ │ │ + ldrdeq r1, [r2], -r8 │ │ │ │ andseq r9, r4, r0, lsr r1 │ │ │ │ vst3.8 {d27-d29}, [pc], lr │ │ │ │ ldrlt r5, [r0, #-3200] @ 0xfffff380 │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00ecf8cc │ │ │ │ ldrdgt pc, [ip], #-143 @ 0xffffff71 │ │ │ │ strmi fp, [r1], -r3, lsl #1 │ │ │ │ @@ -432140,15 +432140,15 @@ │ │ │ │ andlt sp, r3, r4, lsl #2 │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ ldrbmi fp, [r0, -r3]! │ │ │ │ stmda r2!, {r0, r3, r4, r6, r9, sl, ip, sp, lr, pc} │ │ │ │ andseq r9, r4, r6, ror #1 │ │ │ │ strdeq sp, [lr], -r2 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andeq fp, r1, r2, asr #9 │ │ │ │ + @ instruction: 0x0001b4be │ │ │ │ andeq sp, lr, lr, asr #21 │ │ │ │ ldmdale sl, {r1, r2, fp, sp} │ │ │ │ @ instruction: 0xf000e8df │ │ │ │ stceq 4, cr0, [sl, #-28] @ 0xffffffe4 │ │ │ │ andseq r1, r0, r3, lsl r6 │ │ │ │ ldrbtmi r4, [r8], #-2059 @ 0xfffff7f5 │ │ │ │ stmdami fp, {r4, r5, r6, r8, r9, sl, lr} │ │ │ │ @@ -432158,22 +432158,22 @@ │ │ │ │ @ instruction: 0x47704478 │ │ │ │ ldrbtmi r4, [r8], #-2057 @ 0xfffff7f7 │ │ │ │ stmdami r9, {r4, r5, r6, r8, r9, sl, lr} │ │ │ │ @ instruction: 0x47704478 │ │ │ │ ldrbtmi r4, [r8], #-2056 @ 0xfffff7f8 │ │ │ │ stmdami r8, {r4, r5, r6, r8, r9, sl, lr} │ │ │ │ @ instruction: 0x47704478 │ │ │ │ - andeq sl, r2, sl, lsr r0 │ │ │ │ - andeq sl, r2, r0, lsr r0 │ │ │ │ - strdeq r5, [r1], -sl │ │ │ │ - andeq sl, r2, r0, lsr r0 │ │ │ │ - andeq sl, r2, sl, lsr r0 │ │ │ │ + andeq sl, r2, r6, lsr r0 │ │ │ │ + andeq sl, r2, ip, lsr #32 │ │ │ │ + strdeq r5, [r1], -r6 │ │ │ │ andeq sl, r2, ip, lsr #32 │ │ │ │ + andeq sl, r2, r6, lsr r0 │ │ │ │ + andeq sl, r2, r8, lsr #32 │ │ │ │ andeq r1, r1, r6, asr #17 │ │ │ │ - andeq sl, r2, r4, lsr r0 │ │ │ │ + andeq sl, r2, r0, lsr r0 │ │ │ │ ldmdale sl, {r1, r2, fp, sp} │ │ │ │ @ instruction: 0xf000e8df │ │ │ │ stceq 4, cr0, [sl, #-28] @ 0xffffffe4 │ │ │ │ andseq r1, r0, r3, lsl r6 │ │ │ │ ldrbtmi r4, [r8], #-2059 @ 0xfffff7f5 │ │ │ │ stmdami fp, {r4, r5, r6, r8, r9, sl, lr} │ │ │ │ @ instruction: 0x47704478 │ │ │ │ @@ -432182,22 +432182,22 @@ │ │ │ │ @ instruction: 0x47704478 │ │ │ │ ldrbtmi r4, [r8], #-2057 @ 0xfffff7f7 │ │ │ │ stmdami r9, {r4, r5, r6, r8, r9, sl, lr} │ │ │ │ @ instruction: 0x47704478 │ │ │ │ ldrbtmi r4, [r8], #-2056 @ 0xfffff7f8 │ │ │ │ stmdami r8, {r4, r5, r6, r8, r9, sl, lr} │ │ │ │ @ instruction: 0x47704478 │ │ │ │ - andeq sl, r2, r2, lsl r0 │ │ │ │ - andeq sl, r2, r4 │ │ │ │ andeq sl, r2, lr │ │ │ │ - ldrdeq r9, [r2], -r0 │ │ │ │ - andeq sl, r2, sl, lsl r0 │ │ │ │ - andeq sl, r2, r4 │ │ │ │ - andeq sl, r2, r6 │ │ │ │ - andeq sl, r2, r0, lsl r0 │ │ │ │ + andeq sl, r2, r0 │ │ │ │ + andeq sl, r2, sl │ │ │ │ + andeq r9, r2, ip, asr #31 │ │ │ │ + andeq sl, r2, r6, lsl r0 │ │ │ │ + andeq sl, r2, r0 │ │ │ │ + andeq sl, r2, r2 │ │ │ │ + andeq sl, r2, ip │ │ │ │ vst3.8 {d27-d29}, [pc], lr │ │ │ │ push {r7, sl, fp, ip, lr} │ │ │ │ bl fed0d690 <__bss_end__@@Base+0xfea07edc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi ec0628 <__bss_end__@@Base+0xbbae74> │ │ │ │ ldmdbmi r4!, {r2, r7, ip, sp, pc} │ │ │ │ ldrbtmi sl, [fp], #-3083 @ 0xfffff3f5 │ │ │ │ @@ -432289,15 +432289,15 @@ │ │ │ │ blmi 3b0fd8 <__bss_end__@@Base+0xab824> │ │ │ │ ldrmi r2, [r0], -r0, lsl #4 │ │ │ │ andsvc r4, sl, fp, ror r4 │ │ │ │ @ instruction: 0xf7ffbdf8 │ │ │ │ strb pc, [r4, r7, ror #28]! @ │ │ │ │ andseq r2, r1, lr, lsl #6 │ │ │ │ mulseq r4, lr, lr │ │ │ │ - muleq r1, r2, r2 │ │ │ │ + andeq fp, r1, lr, lsl #5 │ │ │ │ @ instruction: 0x001122bc │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fed13a60 <__bss_end__@@Base+0xfea0e2ac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 480828 <__bss_end__@@Base+0x17b074> │ │ │ │ ldmdavs sp, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xffb4f7ff │ │ │ │ @@ -432683,25 +432683,25 @@ │ │ │ │ svcmi 0x000ebdf0 │ │ │ │ @ instruction: 0xe77e447f │ │ │ │ ldrbtmi r4, [pc], #-3853 @ 1bce68 │ │ │ │ stmdami sp, {r0, r1, r3, r4, r5, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ andlt r4, r3, r8, ror r4 │ │ │ │ ldrhtmi lr, [r0], #141 @ 0x8d │ │ │ │ mrclt 6, 7, APSR_nzcv, cr14, cr8, {2} │ │ │ │ - andeq r9, r2, r8, asr r9 │ │ │ │ - andeq r9, r2, ip, ror #18 │ │ │ │ - andeq r9, r2, r2, asr #18 │ │ │ │ - andeq r9, r2, ip, ror #17 │ │ │ │ - andeq r9, r2, lr, asr #17 │ │ │ │ - @ instruction: 0x000298ba │ │ │ │ - andeq r9, r2, r6, lsr #17 │ │ │ │ - muleq r2, r2, r8 │ │ │ │ - andeq r9, r2, ip, asr r8 │ │ │ │ - andeq r9, r2, sl, asr r8 │ │ │ │ - muleq r2, r0, r8 │ │ │ │ + andeq r9, r2, r4, asr r9 │ │ │ │ + andeq r9, r2, r8, ror #18 │ │ │ │ + andeq r9, r2, lr, lsr r9 │ │ │ │ + andeq r9, r2, r8, ror #17 │ │ │ │ + andeq r9, r2, sl, asr #17 │ │ │ │ + @ instruction: 0x000298b6 │ │ │ │ + andeq r9, r2, r2, lsr #17 │ │ │ │ + andeq r9, r2, lr, lsl #17 │ │ │ │ + andeq r9, r2, r8, asr r8 │ │ │ │ + andeq r9, r2, r6, asr r8 │ │ │ │ + andeq r9, r2, ip, lsl #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fed140ac <__bss_end__@@Base+0xfea0e8f8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x460c0ff8 │ │ │ │ stc2l 0, cr15, [sl, #-4] │ │ │ │ stc2 0, cr15, [r6], {1} │ │ │ │ @ instruction: 0xf0004620 │ │ │ │ @@ -432728,16 +432728,16 @@ │ │ │ │ b 117a874 <__bss_end__@@Base+0xe750c0> │ │ │ │ rscsle r4, r7, #1342177290 @ 0x5000000a │ │ │ │ andcs r6, sl, r1, lsr r8 │ │ │ │ ldrhtmi lr, [r8], #141 @ 0x8d │ │ │ │ bllt 1d7a884 <__bss_end__@@Base+0x1a750d0> │ │ │ │ @ instruction: 0x000ed1b2 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - andeq r9, r2, r4, lsl r8 │ │ │ │ - andeq lr, r1, r6, lsl sp │ │ │ │ + andeq r9, r2, r0, lsl r8 │ │ │ │ + andeq lr, r1, r2, lsl sp │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fed1413c <__bss_end__@@Base+0xfea0e988> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46050ff0 │ │ │ │ stmdbcs pc, {r2, r4, r9, sl, lr} @ │ │ │ │ bmi bf3fcc <__bss_end__@@Base+0x8ee818> │ │ │ │ blmi bce138 <__bss_end__@@Base+0x8c8984> │ │ │ │ @@ -432776,24 +432776,24 @@ │ │ │ │ strtmi r4, [r8], -lr, lsl #18 │ │ │ │ @ instruction: 0xf6584479 │ │ │ │ @ instruction: 0x2e00e9dc │ │ │ │ stmdbmi ip, {r0, r3, r6, r7, r8, r9, fp, ip, lr, pc} │ │ │ │ @ instruction: 0x46284632 │ │ │ │ @ instruction: 0xf6584479 │ │ │ │ @ instruction: 0xe7c2e9d4 │ │ │ │ - andeq ip, r1, r0, ror r3 │ │ │ │ + andeq ip, r1, ip, ror #6 │ │ │ │ andeq fp, lr, r2, ror #21 │ │ │ │ - andeq r9, r2, r2, asr #15 │ │ │ │ - andeq r8, r2, r2, asr #4 │ │ │ │ - andeq r9, r2, r6, lsl #15 │ │ │ │ - andeq r7, r2, sl, lsr #6 │ │ │ │ - andeq r9, r2, lr, ror r7 │ │ │ │ - andeq r9, r2, r0, ror #14 │ │ │ │ - andeq r9, r2, r4, asr r7 │ │ │ │ - andeq r9, r2, r0, asr #14 │ │ │ │ + @ instruction: 0x000297be │ │ │ │ + andeq r8, r2, lr, lsr r2 │ │ │ │ + andeq r9, r2, r2, lsl #15 │ │ │ │ + andeq r7, r2, r6, lsr #6 │ │ │ │ + andeq r9, r2, sl, ror r7 │ │ │ │ + andeq r9, r2, ip, asr r7 │ │ │ │ + andeq r9, r2, r0, asr r7 │ │ │ │ + andeq r9, r2, ip, lsr r7 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fed1421c <__bss_end__@@Base+0xfea0ea68> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldrmi r0, [sp], -r8, ror #31 │ │ │ │ @ instruction: 0xf8df4b12 │ │ │ │ strmi ip, [ip], -ip, asr #32 │ │ │ │ @ instruction: 0x4616447b │ │ │ │ @@ -432812,15 +432812,15 @@ │ │ │ │ ldmdavs r9!, {r0, r3, r5, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf658200a │ │ │ │ strb lr, [r4, lr, asr #21]! │ │ │ │ svclt 0x0000bdf8 │ │ │ │ andseq r8, r4, ip, ror r6 │ │ │ │ andeq sp, lr, r0, ror r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - andeq r9, r2, r0, ror #13 │ │ │ │ + ldrdeq r9, [r2], -ip │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ cdpeq 8, 15, cr15, cr0, cr12, {6} │ │ │ │ stcpl 5, cr15, [r7, #692] @ 0x2b4 │ │ │ │ @@ -433424,67 +433424,67 @@ │ │ │ │ @ instruction: 0xe74a4698 │ │ │ │ strcs r4, [r2, #-1627] @ 0xfffff9a5 │ │ │ │ ldrmi r4, [r8], r3, asr #13 │ │ │ │ @ instruction: 0xf657e653 │ │ │ │ svclt 0x0000ee1a │ │ │ │ strdeq ip, [lr], -r8 │ │ │ │ @ instruction: 0x001485fa │ │ │ │ - andeq r4, lr, r0, lsr #29 │ │ │ │ + muleq lr, ip, lr │ │ │ │ andeq ip, lr, r0, ror #31 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x001485b2 │ │ │ │ - andeq r4, lr, r2, asr lr │ │ │ │ + andeq r4, lr, lr, asr #28 │ │ │ │ mulseq r4, r2, r5 │ │ │ │ andseq r8, r4, r6, asr #8 │ │ │ │ - andeq r4, lr, r0, ror #25 │ │ │ │ + ldrdeq r4, [lr], -ip │ │ │ │ andseq r8, r4, r8, lsl #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - andeq r9, r2, r6, asr r4 │ │ │ │ + andeq r9, r2, r2, asr r4 │ │ │ │ andseq r8, r4, ip, lsr #7 │ │ │ │ - andeq r4, lr, r2, asr #24 │ │ │ │ + andeq r4, lr, lr, lsr ip │ │ │ │ andseq r8, r4, r6, ror #6 │ │ │ │ - andeq r9, r2, r8, asr #8 │ │ │ │ - andeq r9, r2, sl, asr r4 │ │ │ │ + andeq r9, r2, r4, asr #8 │ │ │ │ + andeq r9, r2, r6, asr r4 │ │ │ │ andseq r8, r4, lr, lsl #5 │ │ │ │ - strdeq r4, [lr], -r2 │ │ │ │ - @ instruction: 0x000e4ab0 │ │ │ │ + andeq r4, lr, lr, ror #21 │ │ │ │ + andeq r4, lr, ip, lsr #21 │ │ │ │ @ instruction: 0x001481f2 │ │ │ │ andseq r8, r4, r2, ror #3 │ │ │ │ - andeq r4, lr, r8, ror sl │ │ │ │ - andeq r9, r2, lr, lsl #5 │ │ │ │ + andeq r4, lr, r4, ror sl │ │ │ │ + andeq r9, r2, sl, lsl #5 │ │ │ │ andseq r8, r4, r8, ror r1 │ │ │ │ - andeq r4, lr, r4, lsl sl │ │ │ │ - strdeq r4, [lr], -r4 @ │ │ │ │ - @ instruction: 0x000e49b8 │ │ │ │ - andeq r4, lr, r0, lsl #19 │ │ │ │ - andeq r4, lr, r8, ror r9 │ │ │ │ - andeq r9, r2, r6, lsr #4 │ │ │ │ - andeq r4, lr, lr, asr r9 │ │ │ │ + andeq r4, lr, r0, lsl sl │ │ │ │ + strdeq r4, [lr], -r0 │ │ │ │ + @ instruction: 0x000e49b4 │ │ │ │ + andeq r4, lr, ip, ror r9 │ │ │ │ + andeq r4, lr, r4, ror r9 │ │ │ │ + andeq r9, r2, r2, lsr #4 │ │ │ │ + andeq r4, lr, sl, asr r9 │ │ │ │ andseq r8, r4, r0, asr #32 │ │ │ │ - andeq r9, r2, lr, asr r1 │ │ │ │ + andeq r9, r2, sl, asr r1 │ │ │ │ andseq r7, r4, r2, ror #31 │ │ │ │ - andeq r4, lr, r2, lsl #17 │ │ │ │ - andeq r9, r2, r4, ror #2 │ │ │ │ + andeq r4, lr, lr, ror r8 │ │ │ │ + andeq r9, r2, r0, ror #2 │ │ │ │ muleq lr, r0, r9 │ │ │ │ - andeq r9, r2, lr, lsl r0 │ │ │ │ - ldrdeq r8, [r2], -sl │ │ │ │ - @ instruction: 0x00028fbe │ │ │ │ - andeq r9, r2, ip, lsr #32 │ │ │ │ - muleq r2, r6, pc @ │ │ │ │ - andeq r9, r2, r4, asr r0 │ │ │ │ - @ instruction: 0x000e47b2 │ │ │ │ - andeq r4, lr, sl, ror #14 │ │ │ │ - andeq r8, r2, r2, ror pc │ │ │ │ - strdeq r8, [r2], -ip │ │ │ │ + andeq r9, r2, sl, lsl r0 │ │ │ │ + ldrdeq r8, [r2], -r6 │ │ │ │ + @ instruction: 0x00028fba │ │ │ │ + andeq r9, r2, r8, lsr #32 │ │ │ │ + muleq r2, r2, pc @ │ │ │ │ + andeq r9, r2, r0, asr r0 │ │ │ │ + andeq r4, lr, lr, lsr #15 │ │ │ │ + andeq r4, lr, r6, ror #14 │ │ │ │ + andeq r8, r2, lr, ror #30 │ │ │ │ + strdeq r8, [r2], -r8 @ │ │ │ │ + andeq r8, r2, r6, ror lr │ │ │ │ + andeq r4, lr, r8, ror #11 │ │ │ │ andeq r8, r2, sl, ror lr │ │ │ │ - andeq r4, lr, ip, ror #11 │ │ │ │ - andeq r8, r2, lr, ror lr │ │ │ │ - andeq r8, r2, r6, lsr #28 │ │ │ │ - andeq r8, r2, r8, ror sp │ │ │ │ - strdeq r8, [r2], -r6 │ │ │ │ + andeq r8, r2, r2, lsr #28 │ │ │ │ + andeq r8, r2, r4, ror sp │ │ │ │ + strdeq r8, [r2], -r2 │ │ │ │ push {r1, r2, r3, r5, r8, r9, fp, lr} │ │ │ │ ldrbtmi r4, [fp], #-4080 @ 0xfffff010 │ │ │ │ ldmib r3, {r0, r1, r7, ip, sp, pc}^ │ │ │ │ andls r5, r0, #268435456 @ 0x10000000 │ │ │ │ adcmi r6, sl, #24, 16 @ 0x180000 │ │ │ │ @ instruction: 0x4e2ad94f │ │ │ │ stcmi 7, cr2, [sl], #-0 │ │ │ │ @@ -433525,33 +433525,33 @@ │ │ │ │ blls 1cf3e8 │ │ │ │ @ instruction: 0xd1bf42ab │ │ │ │ blmi 3ea00c <__bss_end__@@Base+0xe4858> │ │ │ │ stmib r3, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ andlt r9, r3, r3, lsl #16 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ andseq r7, r4, r6, asr #23 │ │ │ │ - andeq r4, lr, r4, lsr #13 │ │ │ │ andeq r4, lr, r0, lsr #13 │ │ │ │ - muleq lr, lr, r6 │ │ │ │ muleq lr, ip, r6 │ │ │ │ + muleq lr, sl, r6 │ │ │ │ + muleq lr, r8, r6 │ │ │ │ andseq r7, r4, ip, lsl fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed14dbc <__bss_end__@@Base+0xfea0f608> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 381ba4 <__bss_end__@@Base+0x7c3f0> │ │ │ │ @ instruction: 0xf8df4602 │ │ │ │ ldrbtmi ip, [fp], #-28 @ 0xffffffe4 │ │ │ │ ldrbtmi r4, [r9], #-2310 @ 0xfffff6fa │ │ │ │ andcc pc, ip, r3, asr r8 @ │ │ │ │ @ instruction: 0xf6576818 │ │ │ │ ldrdcs lr, [r2], -ip │ │ │ │ bl c7b540 <__bss_end__@@Base+0x975d8c> │ │ │ │ ldrdeq ip, [lr], -r6 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - ldrdeq r4, [r1], -r2 │ │ │ │ + andeq r4, r1, lr, asr #23 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fed14df4 <__bss_end__@@Base+0xfea0f640> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r4], {240} @ 0xf0 │ │ │ │ stmdbvs r6!, {r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldmib r4, {r1, r2, r3, r5, r7, r8, ip, sp, pc}^ │ │ │ │ cdpne 2, 6, cr5, cr9, cr6, {0} │ │ │ │ @@ -433569,15 +433569,15 @@ │ │ │ │ cmnvs r0, sl, lsr fp │ │ │ │ movwcs fp, #4376 @ 0x1118 │ │ │ │ strcc lr, [r6], -r4, asr #19 │ │ │ │ stmdami r3, {r4, r5, r6, r8, sl, fp, ip, sp, pc} │ │ │ │ @ instruction: 0xf7ff4478 │ │ │ │ svclt 0x0000ffb5 │ │ │ │ @ instruction: 0x00147ab0 │ │ │ │ - andeq r8, r2, r8, lsl #27 │ │ │ │ + andeq r8, r2, r4, lsl #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fed14e5c <__bss_end__@@Base+0xfea0f6a8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ @ instruction: 0xffc2f7ff │ │ │ │ ldrbtmi r4, [fp], #-2836 @ 0xfffff4ec │ │ │ │ mvnslt r6, sl, asr r9 │ │ │ │ @@ -433672,15 +433672,15 @@ │ │ │ │ teqlt r8, r0, rrx │ │ │ │ strtmi r2, [r0], -r1, lsl #6 │ │ │ │ cmnvs r3, r1, lsr r6 │ │ │ │ @ instruction: 0xffc0f7ff │ │ │ │ ldcllt 6, cr4, [r0, #-128]! @ 0xffffff80 │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ mcr2 7, 7, pc, cr4, cr15, {7} @ │ │ │ │ - andeq r8, r2, sl, lsl ip │ │ │ │ + andeq r8, r2, r6, lsl ip │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fed14ff8 <__bss_end__@@Base+0xfea0f844> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 7c1da0 <__bss_end__@@Base+0x4bc5ec> │ │ │ │ ldrbtmi r4, [sl], #-1542 @ 0xfffff9fa │ │ │ │ @ instruction: 0xb1bc6954 │ │ │ │ @ instruction: 0xf85469d2 │ │ │ │ @@ -434228,21 +434228,21 @@ │ │ │ │ @ instruction: 0xf85169e0 │ │ │ │ tstvs fp, r0, lsr #32 │ │ │ │ stmdami lr, {r0, r2, r4, r5, r6, r7, r9, sl, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf7ff4478 │ │ │ │ svclt 0x0000fa91 │ │ │ │ andseq r7, r4, r4, lsr #16 │ │ │ │ andeq ip, lr, r4, lsl r2 │ │ │ │ - strdeq r4, [lr], -sl │ │ │ │ - strdeq r4, [lr], -r4 @ │ │ │ │ + strdeq r4, [lr], -r6 │ │ │ │ strdeq r4, [lr], -r0 │ │ │ │ - ldrdeq r4, [lr], -r2 │ │ │ │ + andeq r4, lr, ip, ror #5 │ │ │ │ + andeq r4, lr, lr, asr #5 │ │ │ │ andseq r7, r4, r8, asr r7 │ │ │ │ andseq r7, r4, ip, lsr r7 │ │ │ │ - andeq r4, lr, r2, lsr r2 │ │ │ │ + andeq r4, lr, lr, lsr #4 │ │ │ │ @ instruction: 0x001476b6 │ │ │ │ andseq r7, r4, sl, lsr #13 │ │ │ │ andseq r7, r4, r0, lsr #13 │ │ │ │ andseq r7, r4, ip, lsl #13 │ │ │ │ andseq r7, r4, r0, ror r6 │ │ │ │ andseq r7, r4, r8, asr r6 │ │ │ │ andeq r0, r0, r8, lsl #23 │ │ │ │ @@ -434286,31 +434286,31 @@ │ │ │ │ @ instruction: 0x001473f0 │ │ │ │ @ instruction: 0x001473be │ │ │ │ @ instruction: 0x001107f0 │ │ │ │ mulseq r4, ip, r3 │ │ │ │ andseq r7, r4, sl, ror r3 │ │ │ │ @ instruction: 0x001107b4 │ │ │ │ andseq r7, r4, r8, lsl r3 │ │ │ │ - andeq r8, r2, r8, lsl #13 │ │ │ │ + andeq r8, r2, r4, lsl #13 │ │ │ │ @ instruction: 0x001472b4 │ │ │ │ andseq r7, r4, lr, lsl #5 │ │ │ │ andseq r7, r4, r0, lsr r2 │ │ │ │ andseq r7, r4, r0, lsl r2 │ │ │ │ andseq r7, r4, r6, lsl #4 │ │ │ │ @ instruction: 0x001471de │ │ │ │ mulseq r4, r6, r1 │ │ │ │ - andeq r8, r2, r4, lsr #10 │ │ │ │ - andeq r3, lr, r8, asr #23 │ │ │ │ - @ instruction: 0x000e3bb6 │ │ │ │ - andeq r3, lr, r0, lsl #23 │ │ │ │ + andeq r8, r2, r0, lsr #10 │ │ │ │ + andeq r3, lr, r4, asr #23 │ │ │ │ + @ instruction: 0x000e3bb2 │ │ │ │ + andeq r3, lr, ip, ror fp │ │ │ │ andseq r7, r4, ip, ror r0 │ │ │ │ andseq r7, r4, r0, ror r0 │ │ │ │ - ldrdeq r8, [r2], -r4 │ │ │ │ - andeq r8, r2, sl, lsl r4 │ │ │ │ - andeq r8, r2, r4, asr r4 │ │ │ │ + ldrdeq r8, [r2], -r0 │ │ │ │ + andeq r8, r2, r6, lsl r4 │ │ │ │ + andeq r8, r2, r0, asr r4 │ │ │ │ eorsle r2, r6, r0, lsl #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fed159d4 <__bss_end__@@Base+0xfea10220> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ blx 37c7dc <__bss_end__@@Base+0x77028> │ │ │ │ ldrbtmi r4, [fp], #-2838 @ 0xfffff4ea │ │ │ │ @@ -434377,15 +434377,15 @@ │ │ │ │ stmib r0, {r0, r6, r7, r8, sp, lr}^ │ │ │ │ @ instruction: 0xf7ff230a │ │ │ │ @ instruction: 0x4620f9bb │ │ │ │ strcs fp, [r0], #-3576 @ 0xfffff208 │ │ │ │ ldcllt 6, cr4, [r8, #128]! @ 0x80 │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ @ instruction: 0xf962f7ff │ │ │ │ - andeq r8, r2, sl, lsr #4 │ │ │ │ + andeq r8, r2, r6, lsr #4 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fed15afc <__bss_end__@@Base+0xfea10348> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcne 15, cr0, [pc], {232} @ 0xe8 │ │ │ │ ldrtmi r4, [r8], -r6, lsl #12 │ │ │ │ @ instruction: 0xf657460c │ │ │ │ orrlt lr, r0, sl, lsl #19 │ │ │ │ @@ -434398,16 +434398,16 @@ │ │ │ │ teqplt r0, r5 @ @ p-variant is OBSOLETE │ │ │ │ cmpvs r2, r1, lsl #4 │ │ │ │ stmdami r4, {r3, r4, r5, r6, r7, r8, sl, fp, ip, sp, pc} │ │ │ │ @ instruction: 0xf7ff4478 │ │ │ │ stmdami r3, {r0, r2, r3, r4, r5, r8, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7ff4478 │ │ │ │ svclt 0x0000f939 │ │ │ │ - andeq r8, r2, ip, lsl #4 │ │ │ │ - andeq r8, r2, r0, lsr r2 │ │ │ │ + andeq r8, r2, r8, lsl #4 │ │ │ │ + andeq r8, r2, ip, lsr #4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fed15b54 <__bss_end__@@Base+0xfea103a0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff8 │ │ │ │ ldmib r8, {r0, r1, r2, r4, r6, r9, sl, ip, sp, lr, pc} │ │ │ │ strtmi r4, [r0], -r1, lsl #12 │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ @@ -434583,16 +434583,16 @@ │ │ │ │ stmdavs fp!, {r2, r3, r4, r5, r6, r7, sl, fp, sp, lr, pc}^ │ │ │ │ adcsmi r3, r3, #1048576 @ 0x100000 │ │ │ │ @ instruction: 0x4638dcde │ │ │ │ stcl 6, cr15, [r0], #-344 @ 0xfffffea8 │ │ │ │ andlt r2, r2, r1 │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ andeq pc, r0, r4, lsr #4 │ │ │ │ - andeq r7, r2, ip, asr #31 │ │ │ │ - ldrdeq r7, [r2], -lr │ │ │ │ + andeq r7, r2, r8, asr #31 │ │ │ │ + ldrdeq r7, [r2], -sl │ │ │ │ tstlt fp, r3, lsl #20 │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fed15e40 <__bss_end__@@Base+0xfea1068c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff8 │ │ │ │ andcs r2, r1, ip, asr #2 │ │ │ │ @@ -441369,15 +441369,15 @@ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ cdp 6, 11, cr15, cr10, cr15, {2} │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ svclt 0x0000bd38 │ │ │ │ andeq r4, lr, r0, asr #21 │ │ │ │ andeq r0, r0, sp, asr #32 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - andeq r1, r2, r6, lsr #11 │ │ │ │ + andeq r1, r2, r2, lsr #11 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b0f8cc │ │ │ │ bmi f56e98 <__bss_end__@@Base+0xc516e4> │ │ │ │ addlt r4, sp, r6, lsr fp │ │ │ │ bvs 396838 <__bss_end__@@Base+0x91084> │ │ │ │ @@ -441533,29 +441533,29 @@ │ │ │ │ @ instruction: 0xf650681c │ │ │ │ stmdbmi r6, {r3, r4, r5, r6, sl, fp, sp, lr, pc} │ │ │ │ strtmi r4, [r0], -r2, lsl #12 │ │ │ │ @ instruction: 0xf64f4479 │ │ │ │ ldrb lr, [fp, lr, ror #26] │ │ │ │ @ instruction: 0x000e48b2 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - andeq r1, r2, r0, asr #6 │ │ │ │ - andeq r1, r2, r0, asr #6 │ │ │ │ + andeq r1, r2, ip, lsr r3 │ │ │ │ + andeq r1, r2, ip, lsr r3 │ │ │ │ vsra.u64 d27, d8, #64 │ │ │ │ blcs 50e4ec <__bss_end__@@Base+0x208d38> │ │ │ │ vadd.i8 d29, d3, d8 │ │ │ │ blx a5a4d4 <__bss_end__@@Base+0x754d20> │ │ │ │ @ instruction: 0xf013f303 │ │ │ │ andle r0, r9, r1, lsl #6 │ │ │ │ ldrbmi fp, [r0, -r0, asr #5]! │ │ │ │ strdle r2, [r5, -pc] │ │ │ │ sbclt r4, r0, #3072 @ 0xc00 │ │ │ │ @ instruction: 0xf853447b │ │ │ │ ldrbmi r0, [r0, -r0, lsr #32]! │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ - muleq sp, r0, pc @ │ │ │ │ + andeq ip, sp, ip, lsl #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl fed1cb04 <__bss_end__@@Base+0xfea17350> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bvs 3098cc <__bss_end__@@Base+0x4118> │ │ │ │ tstlt sp, r4, lsl #12 │ │ │ │ stmdblt fp, {r0, r1, r3, r5, fp, ip, sp, lr} │ │ │ │ ldclt 0, cr2, [r8, #-0] │ │ │ │ @@ -442061,22 +442061,22 @@ │ │ │ │ ldrbtmi r4, [r8], #-2821 @ 0xfffff4fb │ │ │ │ @ instruction: 0xf64fe7f0 │ │ │ │ svclt 0x0000eaa4 │ │ │ │ ldrdeq r4, [lr], -sl │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ ldrdeq r4, [lr], -r4 @ │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r2, r0, lsr lr │ │ │ │ - andeq r0, r2, sl, lsl #28 │ │ │ │ + andeq r0, r2, ip, lsr #28 │ │ │ │ + andeq r0, r2, r6, lsl #28 │ │ │ │ andeq r4, lr, sl, ror #1 │ │ │ │ - andeq r0, r2, ip, lsl #25 │ │ │ │ - strdeq r0, [r2], -lr │ │ │ │ - muleq r2, r4, fp │ │ │ │ - andeq r0, r2, r6, ror #22 │ │ │ │ - andeq r0, r2, sl, lsr #22 │ │ │ │ + andeq r0, r2, r8, lsl #25 │ │ │ │ + strdeq r0, [r2], -sl │ │ │ │ + muleq r2, r0, fp │ │ │ │ + andeq r0, r2, r2, ror #22 │ │ │ │ + andeq r0, r2, r6, lsr #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fed1d328 <__bss_end__@@Base+0xfea17b74> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strmi r0, [ip], -r8, ror #31 │ │ │ │ bvs fe320938 <__bss_end__@@Base+0xfe01b184> │ │ │ │ smlabblt r9, r3, r0, fp │ │ │ │ cmnlt r3, fp, lsl #16 │ │ │ │ @@ -442319,15 +442319,15 @@ │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ smlabtcs r0, r3, r9, lr │ │ │ │ blmi 2d82b8 <__bss_start@@Base+0x92a8> │ │ │ │ ldrbtmi fp, [fp], #-713 @ 0xfffffd37 │ │ │ │ eorne pc, r1, r3, asr r8 @ │ │ │ │ svclt 0x0000e7ef │ │ │ │ andseq pc, r3, r0, asr #5 │ │ │ │ - andeq ip, sp, r2, lsl #15 │ │ │ │ + andeq ip, sp, lr, ror r7 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ strmi r4, [r9], r3, lsl #12 │ │ │ │ smlawbcs ip, r5, r0, fp │ │ │ │ bvs fe98e52c <__bss_end__@@Base+0xfe688d78> │ │ │ │ @@ -443125,29 +443125,29 @@ │ │ │ │ ... │ │ │ │ andeq r3, lr, lr, lsl #7 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r1, lr, sl, lsl #30 │ │ │ │ andeq r0, r0, r0, lsl #24 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r1, lr, lr, ror #28 │ │ │ │ - muleq r1, r0, pc @ │ │ │ │ - andeq pc, r1, ip, ror #30 │ │ │ │ - andeq pc, r1, r6, ror #30 │ │ │ │ + andeq pc, r1, ip, lsl #31 │ │ │ │ + andeq pc, r1, r8, ror #30 │ │ │ │ + andeq pc, r1, r2, ror #30 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - andeq pc, r1, ip, ror #29 │ │ │ │ + andeq pc, r1, r8, ror #29 │ │ │ │ andeq r0, r0, r4, ror #29 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - andeq pc, r1, lr, lsl #25 │ │ │ │ - strdeq pc, [r1], -r2 │ │ │ │ - andeq pc, r1, r2, lsl #26 │ │ │ │ - andeq pc, r1, r8, lsr sp @ │ │ │ │ - andeq pc, r1, r8, lsr ip @ │ │ │ │ - andeq pc, r1, r8, asr #25 │ │ │ │ - andeq pc, r1, r4, lsl ip @ │ │ │ │ - ldrdeq pc, [r1], -r0 │ │ │ │ + andeq pc, r1, sl, lsl #25 │ │ │ │ + andeq pc, r1, lr, ror #25 │ │ │ │ + strdeq pc, [r1], -lr │ │ │ │ + andeq pc, r1, r4, lsr sp @ │ │ │ │ + andeq pc, r1, r4, lsr ip @ │ │ │ │ + andeq pc, r1, r4, asr #25 │ │ │ │ + andeq pc, r1, r0, lsl ip @ │ │ │ │ + andeq pc, r1, ip, asr #23 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fed1e3e8 <__bss_end__@@Base+0xfea18c34> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bvs fe2cb190 <__bss_end__@@Base+0xfdfc59dc> │ │ │ │ mvnlt fp, r2, lsl #1 │ │ │ │ ldmib r5, {r0, r2, r5, r7, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf64e0101 │ │ │ │ @@ -443240,19 +443240,19 @@ │ │ │ │ stmibvs r8!, {r1, r3, r4, sl, fp, sp, lr, pc} │ │ │ │ andlt r4, r7, r9, asr #12 │ │ │ │ mvnsmi lr, #12386304 @ 0xbd0000 │ │ │ │ stcllt 6, cr15, [r0, #312]! @ 0x138 │ │ │ │ andlt r4, r7, r8, asr #12 │ │ │ │ mvnsmi lr, #12386304 @ 0xbd0000 │ │ │ │ bllt 784ca8 <__bss_end__@@Base+0x47f4f4> │ │ │ │ - strdeq pc, [r1], -r4 │ │ │ │ - andeq r2, lr, r8, asr #28 │ │ │ │ strdeq pc, [r1], -r0 │ │ │ │ - andeq pc, r1, lr, ror #23 │ │ │ │ - andeq pc, r1, r6, ror #23 │ │ │ │ + andeq r2, lr, r8, asr #28 │ │ │ │ + andeq pc, r1, ip, ror #23 │ │ │ │ + andeq pc, r1, sl, ror #23 │ │ │ │ + andeq pc, r1, r2, ror #23 │ │ │ │ andeq r0, r0, r4, lsr #28 │ │ │ │ andeq r0, r0, r8, ror r9 │ │ │ │ andeq r0, r0, r0, lsr #13 │ │ │ │ andseq r7, r0, r0, lsl #26 │ │ │ │ andeq r0, r0, r8, asr #16 │ │ │ │ andeq r1, lr, r2, asr #18 │ │ │ │ svclt 0x00081e4a │ │ │ ├── readelf --wide --decompress --hex-dump=.rodata {} │ │ │ │ @@ -2489,6180 +2489,6180 @@ │ │ │ │ 0x001d1c24 6973204e 65745375 72662077 61732062 is NetSurf was b │ │ │ │ 0x001d1c34 75696c74 206f7574 73696465 206f6620 uilt outside of │ │ │ │ 0x001d1c44 6f757220 72657669 73696f6e 20636f6e our revision con │ │ │ │ 0x001d1c54 74726f6c 20656e76 69726f6e 6d656e74 trol environment │ │ │ │ 0x001d1c64 2e0a2320 54686973 20746573 74616d65 ..# This testame │ │ │ │ 0x001d1c74 6e742069 73207468 65726566 6f726520 nt is therefore │ │ │ │ 0x001d1c84 6e6f7420 76657279 20757365 66756c2e not very useful. │ │ │ │ - 0x001d1c94 0a0a0000 6275696c 64640000 4275696c ....buildd..Buil │ │ │ │ - 0x001d1ca4 64204461 656d6f6e 00000000 4275696c d Daemon....Buil │ │ │ │ - 0x001d1cb4 74206279 20257320 28257329 2066726f t by %s (%s) fro │ │ │ │ - 0x001d1cc4 6d202573 20617420 72657669 73696f6e m %s at revision │ │ │ │ - 0x001d1cd4 20257320 6f6e2025 730a0a00 31352e30 %s on %s...15.0 │ │ │ │ - 0x001d1ce4 372e3230 32340000 74617262 616c6c00 7.2024..tarball. │ │ │ │ - 0x001d1cf4 2f627569 6c642f72 6570726f 64756369 /build/reproduci │ │ │ │ - 0x001d1d04 626c652d 70617468 2f6e6574 73757266 ble-path/netsurf │ │ │ │ - 0x001d1d14 2d332e31 312f6e65 74737572 662f0000 -3.11/netsurf/.. │ │ │ │ - 0x001d1d24 61726d2d 61726d2d 30330000 4275696c arm-arm-03..Buil │ │ │ │ - 0x001d1d34 74206f6e 20257320 696e2025 730a0a00 t on %s in %s... │ │ │ │ - 0x001d1d44 576f726b 696e6720 74726565 20697320 Working tree is │ │ │ │ - 0x001d1d54 6e6f7420 6d6f6469 66696564 2e0a0000 not modified.... │ │ │ │ - 0x001d1d64 636f6e74 656e742f 66657463 68657273 content/fetchers │ │ │ │ - 0x001d1d74 2f637572 6c2e6300 686f7374 6e616d65 /curl.c.hostname │ │ │ │ - 0x001d1d84 20213d20 4e554c4c 00000000 4c6f6361 != NULL....Loca │ │ │ │ - 0x001d1d94 74696f6e 3a000000 6d616c6c 6f632066 tion:...malloc f │ │ │ │ - 0x001d1da4 61696c65 64000000 436f6e74 656e742d ailed...Content- │ │ │ │ - 0x001d1db4 4c656e67 74683a00 5757572d 41757468 Length:.WWW-Auth │ │ │ │ - 0x001d1dc4 656e7469 63617465 3a000000 5365742d enticate:...Set- │ │ │ │ - 0x001d1dd4 436f6f6b 69653a00 636f6465 203d3d20 Cookie:.code == │ │ │ │ - 0x001d1de4 4355524c 455f4f4b 00000000 48545450 CURLE_OK....HTTP │ │ │ │ - 0x001d1df4 20737461 74757320 636f6465 20256c69 status code %li │ │ │ │ - 0x001d1e04 00000000 46455443 485f5245 44495245 ....FETCH_REDIRE │ │ │ │ - 0x001d1e14 43542c20 27257327 00000000 68747470 CT, '%s'....http │ │ │ │ - 0x001d1e24 00000000 4e6f7432 78780000 46696e61 ....Not2xx..Fina │ │ │ │ - 0x001d1e34 6c697365 20635552 4c206665 74636865 lise cURL fetche │ │ │ │ - 0x001d1e44 72202573 00000000 416c6c20 6355524c r %s....All cURL │ │ │ │ - 0x001d1e54 20666574 63686572 73206669 6e616c69 fetchers finali │ │ │ │ - 0x001d1e64 7365642c 20636c6f 73696e67 20646f77 sed, closing dow │ │ │ │ - 0x001d1e74 6e206355 524c0000 6375726c 5f6d756c n cURL..curl_mul │ │ │ │ - 0x001d1e84 74695f63 6c65616e 75702066 61696c65 ti_cleanup faile │ │ │ │ - 0x001d1e94 643a2069 676e6f72 696e6700 66657463 d: ignoring.fetc │ │ │ │ - 0x001d1ea4 68202570 2c207572 6c202725 73270000 h %p, url '%s'.. │ │ │ │ - 0x001d1eb4 636f6465 6d203d3d 20435552 4c4d5f4f codem == CURLM_O │ │ │ │ - 0x001d1ec4 4b000000 662d3e68 6f737420 213d204e K...f->host != N │ │ │ │ - 0x001d1ed4 554c4c00 50726167 6d613a00 45787065 ULL.Pragma:.Expe │ │ │ │ - 0x001d1ee4 63743a00 41636365 70742d4c 616e6775 ct:.Accept-Langu │ │ │ │ - 0x001d1ef4 6167653a 2025732c 202a3b71 3d302e31 age: %s, *;q=0.1 │ │ │ │ - 0x001d1f04 00000000 41636365 70742d43 68617273 ....Accept-Chars │ │ │ │ - 0x001d1f14 65743a20 25732c20 2a3b713d 302e3100 et: %s, *;q=0.1. │ │ │ │ - 0x001d1f24 444e543a 20310000 496e6974 69616c69 DNT: 1..Initiali │ │ │ │ - 0x001d1f34 73652063 55524c20 66657463 68657220 se cURL fetcher │ │ │ │ - 0x001d1f44 666f7220 25730000 50726f62 6c656d20 for %s..Problem │ │ │ │ - 0x001d1f54 66726565 696e6720 53534c20 63657274 freeing SSL cert │ │ │ │ - 0x001d1f64 69666963 61746520 63686169 6e000000 ificate chain... │ │ │ │ - 0x001d1f74 50726f67 72657373 00000000 50726f67 Progress....Prog │ │ │ │ - 0x001d1f84 72657373 55000000 636f6465 203d3d20 ressU...code == │ │ │ │ - 0x001d1f94 4355524c 4d5f4f4b 00000000 6355524c CURLM_OK....cURL │ │ │ │ - 0x001d1fa4 2068616e 646c6520 6d617962 65207765 handle maybe we │ │ │ │ - 0x001d1fb4 6e742062 61642c20 72657472 79206c61 nt bad, retry la │ │ │ │ - 0x001d1fc4 74657200 706f7374 64617461 20636f6e ter.postdata con │ │ │ │ - 0x001d1fd4 76657273 696f6e20 6661696c 65642074 version failed t │ │ │ │ - 0x001d1fe4 6f206375 726c206d 696d6520 636f6e74 o curl mime cont │ │ │ │ - 0x001d1ff4 65787400 6170706c 69636174 696f6e2f ext.application/ │ │ │ │ - 0x001d2004 6f637465 742d7374 7265616d 00000000 octet-stream.... │ │ │ │ - 0x001d2014 74657874 2f706c61 696e0000 706f7374 text/plain..post │ │ │ │ - 0x001d2024 64617461 20636f6e 76657273 696f6e20 data conversion │ │ │ │ - 0x001d2034 6661696c 65642077 69746820 6375726c failed with curl │ │ │ │ - 0x001d2044 20636f64 653a2025 64000000 66696c65 code: %d...file │ │ │ │ - 0x001d2054 3a000000 25733a25 73000000 636f6465 :...%s:%s...code │ │ │ │ - 0x001d2064 6d203d3d 20435552 4c4d5f4f 4b207c7c m == CURLM_OK || │ │ │ │ - 0x001d2074 20636f64 656d203d 3d204355 524c4d5f codem == CURLM_ │ │ │ │ - 0x001d2084 43414c4c 5f4d554c 54495f50 4552464f CALL_MULTI_PERFO │ │ │ │ - 0x001d2094 524d0000 6375726c 5f6d756c 74695f70 RM..curl_multi_p │ │ │ │ - 0x001d20a4 6572666f 726d3a20 25692025 73000000 erform: %i %s... │ │ │ │ - 0x001d20b4 646f6e65 20257300 556e6b6e 6f776e20 done %s.Unknown │ │ │ │ - 0x001d20c4 6355524c 20726573 706f6e73 6520636f cURL response co │ │ │ │ - 0x001d20d4 64652025 64000000 6e6f7420 00000000 de %d...not .... │ │ │ │ - 0x001d20e4 6375726c 5f766572 73696f6e 20257300 curl_version %s. │ │ │ │ - 0x001d20f4 6375726c 5f676c6f 62616c5f 696e6974 curl_global_init │ │ │ │ - 0x001d2104 20666169 6c65642e 00000000 6375726c failed.....curl │ │ │ │ - 0x001d2114 5f6d756c 74695f69 6e697420 6661696c _multi_init fail │ │ │ │ - 0x001d2124 65642e00 4355524c 4d4f5054 5f4d4158 ed..CURLMOPT_MAX │ │ │ │ - 0x001d2134 434f4e4e 45435453 00000000 61747465 CONNECTS....atte │ │ │ │ - 0x001d2144 6d707469 6e672063 75726c5f 6d756c74 mpting curl_mult │ │ │ │ - 0x001d2154 695f7365 746f7074 2825732c 202e2e2e i_setopt(%s, ... │ │ │ │ - 0x001d2164 29000000 4355524c 4d4f5054 5f4d4158 )...CURLMOPT_MAX │ │ │ │ - 0x001d2174 5f544f54 414c5f43 4f4e4e45 4354494f _TOTAL_CONNECTIO │ │ │ │ - 0x001d2184 4e530000 4355524c 4d4f5054 5f4d4158 NS..CURLMOPT_MAX │ │ │ │ - 0x001d2194 5f484f53 545f434f 4e4e4543 54494f4e _HOST_CONNECTION │ │ │ │ - 0x001d21a4 53000000 6375726c 5f656173 795f696e S...curl_easy_in │ │ │ │ - 0x001d21b4 69742066 61696c65 64000000 4355524c it failed...CURL │ │ │ │ - 0x001d21c4 4f50545f 4552524f 52425546 46455200 OPT_ERRORBUFFER. │ │ │ │ - 0x001d21d4 61747465 6d707469 6e672063 75726c5f attempting curl_ │ │ │ │ - 0x001d21e4 65617379 5f736574 6f707428 25732c20 easy_setopt(%s, │ │ │ │ - 0x001d21f4 2e2e2e29 00000000 4355524c 4f50545f ...)....CURLOPT_ │ │ │ │ - 0x001d2204 44454255 4746554e 4354494f 4e000000 DEBUGFUNCTION... │ │ │ │ - 0x001d2214 4355524c 4f50545f 56455242 4f534500 CURLOPT_VERBOSE. │ │ │ │ - 0x001d2224 4355524c 4f50545f 48545450 5f564552 CURLOPT_HTTP_VER │ │ │ │ - 0x001d2234 53494f4e 00000000 4355524c 4f50545f SION....CURLOPT_ │ │ │ │ - 0x001d2244 57524954 4546554e 4354494f 4e000000 WRITEFUNCTION... │ │ │ │ - 0x001d2254 4355524c 4f50545f 48454144 45524655 CURLOPT_HEADERFU │ │ │ │ - 0x001d2264 4e435449 4f4e0000 4e534355 524c4f50 NCTION..NSCURLOP │ │ │ │ - 0x001d2274 545f5052 4f475245 53535f46 554e4354 T_PROGRESS_FUNCT │ │ │ │ - 0x001d2284 494f4e00 4355524c 4f50545f 4e4f5052 ION.CURLOPT_NOPR │ │ │ │ - 0x001d2294 4f475245 53530000 4355524c 4f50545f OGRESS..CURLOPT_ │ │ │ │ - 0x001d22a4 55534552 4147454e 54000000 677a6970 USERAGENT...gzip │ │ │ │ - 0x001d22b4 00000000 4355524c 4f50545f 454e434f ....CURLOPT_ENCO │ │ │ │ - 0x001d22c4 44494e47 00000000 4355524c 4f50545f DING....CURLOPT_ │ │ │ │ - 0x001d22d4 4c4f575f 53504545 445f4c49 4d495400 LOW_SPEED_LIMIT. │ │ │ │ - 0x001d22e4 4355524c 4f50545f 4c4f575f 53504545 CURLOPT_LOW_SPEE │ │ │ │ - 0x001d22f4 445f5449 4d450000 4355524c 4f50545f D_TIME..CURLOPT_ │ │ │ │ - 0x001d2304 4e4f5349 474e414c 00000000 4355524c NOSIGNAL....CURL │ │ │ │ - 0x001d2314 4f50545f 434f4e4e 45435454 494d454f OPT_CONNECTTIMEO │ │ │ │ - 0x001d2324 55540000 63615f62 756e646c 653a2027 UT..ca_bundle: ' │ │ │ │ - 0x001d2334 25732700 4355524c 4f50545f 4341494e %s'.CURLOPT_CAIN │ │ │ │ - 0x001d2344 464f0000 63615f70 6174683a 20272573 FO..ca_path: '%s │ │ │ │ - 0x001d2354 27000000 4355524c 4f50545f 43415041 '...CURLOPT_CAPA │ │ │ │ - 0x001d2364 54480000 544c535f 4145535f 3235365f TH..TLS_AES_256_ │ │ │ │ - 0x001d2374 47434d5f 53484133 38343a54 4c535f43 GCM_SHA384:TLS_C │ │ │ │ - 0x001d2384 48414348 4132305f 504f4c59 31333035 HACHA20_POLY1305 │ │ │ │ - 0x001d2394 5f534841 3235363a 544c535f 4145535f _SHA256:TLS_AES_ │ │ │ │ - 0x001d23a4 3132385f 47434d5f 53484132 35360000 128_GCM_SHA256.. │ │ │ │ - 0x001d23b4 2d414c4c 3a454543 44482b41 45532b54 -ALL:EECDH+AES+T │ │ │ │ - 0x001d23c4 4c537631 2e323a45 44482b41 45532b54 LSv1.2:EDH+AES+T │ │ │ │ - 0x001d23d4 4c537631 2e323a45 45434448 2b414553 LSv1.2:EECDH+AES │ │ │ │ - 0x001d23e4 47434d3a 4544482b 41455347 434d3a45 GCM:EDH+AESGCM:E │ │ │ │ - 0x001d23f4 45434448 2b414553 3a454448 2b414553 ECDH+AES:EDH+AES │ │ │ │ - 0x001d2404 3a2d4453 53000000 4355524c 4f50545f :-DSS...CURLOPT_ │ │ │ │ - 0x001d2414 53534c5f 43495048 45525f4c 49535400 SSL_CIPHER_LIST. │ │ │ │ - 0x001d2424 6355524c 2025736c 696e6b65 64206167 cURL %slinked ag │ │ │ │ - 0x001d2434 61696e73 74206f70 656e7373 6c000000 ainst openssl... │ │ │ │ - 0x001d2444 556e6162 6c652074 6f20696e 69746961 Unable to initia │ │ │ │ - 0x001d2454 6c697365 2053534c 20636572 74696669 lise SSL certifi │ │ │ │ - 0x001d2464 63617465 20686173 686d6170 00000000 cate hashmap.... │ │ │ │ - 0x001d2474 68747470 73000000 556e6162 6c652074 https...Unable t │ │ │ │ - 0x001d2484 6f207265 67697374 65722063 55524c20 o register cURL │ │ │ │ - 0x001d2494 66657463 68657220 666f7220 25730000 fetcher for %s.. │ │ │ │ - 0x001d24a4 6375726c 5f656173 795f7365 746f7074 curl_easy_setopt │ │ │ │ - 0x001d24b4 20666169 6c65642e 00000000 6375726c failed.....curl │ │ │ │ - 0x001d24c4 5f6d756c 74695f73 65746f70 74206661 _multi_setopt fa │ │ │ │ - 0x001d24d4 696c6564 2e000000 636f6e74 656e742f iled....content/ │ │ │ │ - 0x001d24e4 66657463 68657273 2f646174 612e6300 fetchers/data.c. │ │ │ │ - 0x001d24f4 66657463 685f6461 74615f66 696e616c fetch_data_final │ │ │ │ - 0x001d2504 69736520 63616c6c 65642066 6f722025 ise called for % │ │ │ │ - 0x001d2514 73000000 66657463 685f6461 74615f69 s...fetch_data_i │ │ │ │ - 0x001d2524 6e697469 616c6973 65206361 6c6c6564 nitialise called │ │ │ │ - 0x001d2534 20666f72 20257300 4d616c66 6f726d65 for %s.Malforme │ │ │ │ - 0x001d2544 64206461 74613a20 55524c00 74657874 d data: URL.text │ │ │ │ - 0x001d2554 2f706c61 696e3b63 68617273 65743d55 /plain;charset=U │ │ │ │ - 0x001d2564 532d4153 43494900 556e6162 6c652074 S-ASCII.Unable t │ │ │ │ - 0x001d2574 6f20616c 6c6f6361 7465206d 656d6f72 o allocate memor │ │ │ │ - 0x001d2584 7920666f 72206d69 6d657479 70652069 y for mimetype i │ │ │ │ - 0x001d2594 6e206461 74613a20 55524c00 3b626173 n data: URL.;bas │ │ │ │ - 0x001d25a4 65363400 556e6162 6c652074 6f205552 e64.Unable to UR │ │ │ │ - 0x001d25b4 4c206465 636f6465 20646174 613a2055 L decode data: U │ │ │ │ - 0x001d25c4 524c0000 556e6162 6c652074 6f204261 RL..Unable to Ba │ │ │ │ - 0x001d25d4 73653634 20646563 6f646520 64617461 se64 decode data │ │ │ │ - 0x001d25e4 3a205552 4c000000 73657474 696e6720 : URL...setting │ │ │ │ - 0x001d25f4 64617461 3a204d49 4d452074 79706520 data: MIME type │ │ │ │ - 0x001d2604 746f2025 732c206c 656e6774 6820746f to %s, length to │ │ │ │ - 0x001d2614 20257a75 00000000 436f6e74 656e742d %zu....Content- │ │ │ │ - 0x001d2624 54797065 3a202573 00000000 436f6e74 Type: %s....Cont │ │ │ │ - 0x001d2634 656e742d 4c656e67 74683a20 257a7500 ent-Length: %zu. │ │ │ │ - 0x001d2644 43616368 652d436f 6e74726f 6c3a206d Cache-Control: m │ │ │ │ - 0x001d2654 61782d61 67653d33 31353336 30303000 ax-age=31536000. │ │ │ │ - 0x001d2664 50726f63 65737369 6e67206f 6620252e Processing of %. │ │ │ │ - 0x001d2674 31343073 20666169 6c656421 00000000 140s failed!.... │ │ │ │ - 0x001d2684 3c68746d 6c3e0a3c 68656164 3e0a3c6c .... │ │ │ │ - 0x001d27b4 25733c2f 7469746c 653e0a3c 7374796c %s..html {..backg │ │ │ │ - 0x001d27d4 726f756e 642d636f 6c6f723a 20232530 round-color: #%0 │ │ │ │ - 0x001d27e4 36783b0a 7d0a2573 3c2f7374 796c653e 6x;.}.%s │ │ │ │ - 0x001d27f4 0a3c2f68 6561643e 0a3c626f 64792069 ...

%s..FileParent.. │ │ │ │ - 0x001d2864 3c703e3c 61206872 65663d22 2573223e

│ │ │ │ - 0x001d2874 25733c2f 613e3c2f 703e0000 46696c65 %s

..File │ │ │ │ - 0x001d2884 4e616d65 00000000 46696c65 54797065 Name....FileType │ │ │ │ - 0x001d2894 00000000 46696c65 53697a65 00000000 ....FileSize.... │ │ │ │ - 0x001d28a4 46696c65 44617465 00000000 46696c65 FileDate....File │ │ │ │ - 0x001d28b4 54696d65 00000000 3c646976 3e0a3c73 Time....
...%s..%s..%s │ │ │ │ - 0x001d2924 3c737061 6e20636c 6173733d 2273697a ..% │ │ │ │ - 0x001d2954 733c2f73 70616e3e 0a093c73 70616e20 s..%s< │ │ │ │ - 0x001d2974 2f737061 6e3e0a3c 2f737472 6f6e673e /span>. │ │ │ │ - 0x001d2984 0a000000 6576656e 206e732d 6576656e ....even ns-even │ │ │ │ - 0x001d2994 2d626700 6f646420 206e732d 6f64642d -bg.odd ns-odd- │ │ │ │ - 0x001d29a4 62670000 42797465 73000000 6b427974 bg..Bytes...kByt │ │ │ │ - 0x001d29b4 65730000 4d427974 65730000 3c612068 es..MBytes....%s. │ │ │ │ - 0x001d2a04 093c7370 616e2063 6c617373 3d227479 .%s │ │ │ │ - 0x001d2a24 3c2f7370 616e3e0a 093c7370 616e2063 ..%s< │ │ │ │ - 0x001d2a54 7370616e 20636c61 73733d22 73697a65 span class="size │ │ │ │ - 0x001d2a64 206e732d 626f7264 6572223e 25733c2f ns-border">%s..%s..< │ │ │ │ - 0x001d2aa4 7370616e 20636c61 73733d22 74696d65 span class="time │ │ │ │ - 0x001d2ab4 206e732d 626f7264 6572223e 25733c2f ns-border">%s.......If-None-Matc │ │ │ │ - 0x001d2af4 683a0000 42616420 49662d4e 6f6e652d h:..Bad If-None- │ │ │ │ - 0x001d2b04 4d617463 68207661 6c756500 48545450 Match value.HTTP │ │ │ │ - 0x001d2b14 25303364 00000000 3c68746d 6c3e3c68 %03d....%s</t │ │ │ │ - 0x001d2b34 69746c65 3e3c2f68 6561643e 3c626f64 itle></head><bod │ │ │ │ - 0x001d2b44 793e3c68 313e2573 3c2f6831 3e3c703e y><h1>%s</h1><p> │ │ │ │ - 0x001d2b54 4572726f 72202564 20776869 6c652066 Error %d while f │ │ │ │ - 0x001d2b64 65746368 696e6720 66696c65 2025733c etching file %s< │ │ │ │ - 0x001d2b74 2f703e3c 2f626f64 793e3c2f 68746d6c /p></body></html │ │ │ │ - 0x001d2b84 3e000000 43616368 652d436f 6e74726f >...Cache-Contro │ │ │ │ - 0x001d2b94 6c3a206e 6f2d6361 63686500 46696c65 l: no-cache.File │ │ │ │ - 0x001d2ba4 496e6465 78000000 25612025 64202562 Index...%a %d %b │ │ │ │ - 0x001d2bb4 20255900 25483a25 4d000000 46696c65 %Y.%H:%M...File │ │ │ │ - 0x001d2bc4 44697265 63746f72 79000000 556e6162 Directory...Unab │ │ │ │ - 0x001d2bd4 6c652074 6f206d61 70206d65 6d6f7279 le to map memory │ │ │ │ - 0x001d2be4 20666f72 2066696c 65206461 74612062 for file data b │ │ │ │ - 0x001d2bf4 75666665 72000000 45546167 3a202225 uffer...ETag: "% │ │ │ │ - 0x001d2c04 31306c6c 64220000 636f6e74 656e742f 10lld"..content/ │ │ │ │ - 0x001d2c14 66657463 68657273 2f66696c 652f6669 fetchers/file/fi │ │ │ │ - 0x001d2c24 6c652e63 00000000 636f6e74 656e742f le.c....content/ │ │ │ │ - 0x001d2c34 66657463 68657273 2f726573 6f757263 fetchers/resourc │ │ │ │ - 0x001d2c44 652e6300 6374782d 3e656e74 72792d3e e.c.ctx->entry-> │ │ │ │ - 0x001d2c54 70617468 20213d20 4e554c4c 00000000 path != NULL.... │ │ │ │ - 0x001d2c64 6164626c 6f636b2e 63737300 652d3e70 adblock.css.e->p │ │ │ │ - 0x001d2c74 61746820 213d204e 554c4c00 64697265 ath != NULL.dire │ │ │ │ - 0x001d2c84 63742064 61746120 666f7220 25730000 ct data for %s.. │ │ │ │ - 0x001d2c94 72656469 72656374 2075726c 20666f72 redirect url for │ │ │ │ - 0x001d2ca4 20257300 64656661 756c742e 63737300 %s.default.css. │ │ │ │ - 0x001d2cb4 696e7465 726e616c 2e637373 00000000 internal.css.... │ │ │ │ - 0x001d2cc4 71756972 6b732e63 73730000 75736572 quirks.css..user │ │ │ │ - 0x001d2cd4 2e637373 00000000 63726564 6974732e .css....credits. │ │ │ │ - 0x001d2ce4 68746d6c 00000000 6c696365 6e63652e html....licence. │ │ │ │ - 0x001d2cf4 68746d6c 00000000 77656c63 6f6d652e html....welcome. │ │ │ │ - 0x001d2d04 68746d6c 00000000 66617669 636f6e2e html....favicon. │ │ │ │ - 0x001d2d14 69636f00 64656661 756c742e 69636f00 ico.default.ico. │ │ │ │ - 0x001d2d24 6e657473 7572662e 706e6700 69636f6e netsurf.png.icon │ │ │ │ - 0x001d2d34 732f6172 726f772d 6c2e706e 67000000 s/arrow-l.png... │ │ │ │ - 0x001d2d44 69636f6e 732f636f 6e74656e 742e706e icons/content.pn │ │ │ │ - 0x001d2d54 67000000 69636f6e 732f6469 72656374 g...icons/direct │ │ │ │ - 0x001d2d64 6f72792e 706e6700 69636f6e 732f6469 ory.png.icons/di │ │ │ │ - 0x001d2d74 72656374 6f727932 2e706e67 00000000 rectory2.png.... │ │ │ │ - 0x001d2d84 69636f6e 732f686f 746c6973 742d6164 icons/hotlist-ad │ │ │ │ - 0x001d2d94 642e706e 67000000 69636f6e 732f686f d.png...icons/ho │ │ │ │ - 0x001d2da4 746c6973 742d726d 762e706e 67000000 tlist-rmv.png... │ │ │ │ - 0x001d2db4 69636f6e 732f7365 61726368 2e706e67 icons/search.png │ │ │ │ - 0x001d2dc4 00000000 636f6e74 656e742f 68616e64 ....content/hand │ │ │ │ - 0x001d2dd4 6c657273 2f637373 2f637373 2e630000 lers/css/css.c.. │ │ │ │ - 0x001d2de4 70617265 6e74203d 3d20632d 3e736865 parent == c->she │ │ │ │ - 0x001d2df4 65740000 75726c20 213d204e 554c4c00 et..url != NULL. │ │ │ │ - 0x001d2e04 632d3e6e 6578745f 746f5f72 65676973 c->next_to_regis │ │ │ │ - 0x001d2e14 74657220 213d2028 75696e74 33325f74 ter != (uint32_t │ │ │ │ - 0x001d2e24 29202d31 00000000 632d3e6e 6578745f ) -1....c->next_ │ │ │ │ - 0x001d2e34 746f5f72 65676973 74657220 3c20632d to_register < c- │ │ │ │ - 0x001d2e44 3e696d70 6f72745f 636f756e 74000000 >import_count... │ │ │ │ - 0x001d2e54 632d3e6e 6578745f 746f5f72 65676973 c->next_to_regis │ │ │ │ - 0x001d2e64 74657220 3d3d2028 75696e74 33325f74 ter == (uint32_t │ │ │ │ - 0x001d2e74 29202d31 00000000 4661696c 65642063 ) -1....Failed c │ │ │ │ - 0x001d2e84 6f6e7665 7274696e 67202570 20257320 onverting %p %s │ │ │ │ - 0x001d2e94 28256429 00000000 4661696c 65642063 (%d)....Failed c │ │ │ │ - 0x001d2ea4 6f6e7665 7274696e 67202570 20282564 onverting %p (%d │ │ │ │ - 0x001d2eb4 29000000 63686172 7365745f 76616c75 )...charset_valu │ │ │ │ - 0x001d2ec4 6520213d 204e554c 4c000000 582d4e53 e != NULL...X-NS │ │ │ │ - 0x001d2ed4 2d426173 65000000 6374782d 3e637373 -Base...ctx->css │ │ │ │ - 0x001d2ee4 2d3e696d 706f7274 735b6374 782d3e69 ->imports[ctx->i │ │ │ │ - 0x001d2ef4 6e646578 5d2e6320 3d3d2068 616e646c ndex].c == handl │ │ │ │ - 0x001d2f04 65000000 6e20213d 204e554c 4c000000 e...n != NULL... │ │ │ │ - 0x001d2f14 74657874 2f637373 00000000 25732575 text/css....%s%u │ │ │ │ - 0x001d2f24 2e253033 75000000 65780000 636d0000 .%03u...ex..cm.. │ │ │ │ - 0x001d2f34 6d6d0000 70630000 64656700 67726164 mm..pc..deg.grad │ │ │ │ - 0x001d2f44 00000000 72616400 6d730000 487a0000 ....rad.ms..Hz.. │ │ │ │ - 0x001d2f54 6b487a00 72656d00 6c680000 76680000 kHz.rem.lh..vh.. │ │ │ │ - 0x001d2f64 76770000 76690000 76620000 766d696e vw..vi..vb..vmin │ │ │ │ - 0x001d2f74 00000000 766d6178 00000000 7b200000 ....vmax....{ .. │ │ │ │ - 0x001d2f84 6261636b 67726f75 6e642d61 74746163 background-attac │ │ │ │ - 0x001d2f94 686d656e 743a2066 69786564 20000000 hment: fixed ... │ │ │ │ - 0x001d2fa4 6261636b 67726f75 6e642d61 74746163 background-attac │ │ │ │ - 0x001d2fb4 686d656e 743a2073 63726f6c 6c200000 hment: scroll .. │ │ │ │ - 0x001d2fc4 6261636b 67726f75 6e642d63 6f6c6f72 background-color │ │ │ │ - 0x001d2fd4 3a202325 30387820 00000000 6261636b : #%08x ....back │ │ │ │ - 0x001d2fe4 67726f75 6e642d69 6d616765 3a207572 ground-image: ur │ │ │ │ - 0x001d2ff4 6c282725 2e2a7327 29200000 6261636b l('%.*s') ..back │ │ │ │ - 0x001d3004 67726f75 6e642d69 6d616765 3a206e6f ground-image: no │ │ │ │ - 0x001d3014 6e652000 6261636b 67726f75 6e642d70 ne .background-p │ │ │ │ - 0x001d3024 6f736974 696f6e3a 20000000 6261636b osition: ...back │ │ │ │ - 0x001d3034 67726f75 6e642d72 65706561 743a2072 ground-repeat: r │ │ │ │ - 0x001d3044 65706561 742d7820 00000000 6261636b epeat-x ....back │ │ │ │ - 0x001d3054 67726f75 6e642d72 65706561 743a2072 ground-repeat: r │ │ │ │ - 0x001d3064 65706561 742d7920 00000000 6261636b epeat-y ....back │ │ │ │ - 0x001d3074 67726f75 6e642d72 65706561 743a2072 ground-repeat: r │ │ │ │ - 0x001d3084 65706561 74200000 6261636b 67726f75 epeat ..backgrou │ │ │ │ - 0x001d3094 6e642d72 65706561 743a206e 6f2d7265 nd-repeat: no-re │ │ │ │ - 0x001d30a4 70656174 20000000 626f7264 65722d63 peat ...border-c │ │ │ │ - 0x001d30b4 6f6c6c61 7073653a 20736570 61726174 ollapse: separat │ │ │ │ - 0x001d30c4 65200000 626f7264 65722d63 6f6c6c61 e ..border-colla │ │ │ │ - 0x001d30d4 7073653a 20636f6c 6c617073 65200000 pse: collapse .. │ │ │ │ - 0x001d30e4 626f7264 65722d73 70616369 6e673a20 border-spacing: │ │ │ │ - 0x001d30f4 00000000 626f7264 65722d74 6f702d63 ....border-top-c │ │ │ │ - 0x001d3104 6f6c6f72 3a202325 30387820 00000000 olor: #%08x .... │ │ │ │ - 0x001d3114 626f7264 65722d72 69676874 2d636f6c border-right-col │ │ │ │ - 0x001d3124 6f723a20 23253038 78200000 626f7264 or: #%08x ..bord │ │ │ │ - 0x001d3134 65722d62 6f74746f 6d2d636f 6c6f723a er-bottom-color: │ │ │ │ - 0x001d3144 20232530 38782000 626f7264 65722d6c #%08x .border-l │ │ │ │ - 0x001d3154 6566742d 636f6c6f 723a2023 25303878 eft-color: #%08x │ │ │ │ - 0x001d3164 20000000 626f7264 65722d74 6f702d73 ...border-top-s │ │ │ │ - 0x001d3174 74796c65 3a206e6f 6e652000 626f7264 tyle: none .bord │ │ │ │ - 0x001d3184 65722d74 6f702d73 74796c65 3a206869 er-top-style: hi │ │ │ │ - 0x001d3194 6464656e 20000000 626f7264 65722d74 dden ...border-t │ │ │ │ - 0x001d31a4 6f702d73 74796c65 3a20646f 74746564 op-style: dotted │ │ │ │ - 0x001d31b4 20000000 626f7264 65722d74 6f702d73 ...border-top-s │ │ │ │ - 0x001d31c4 74796c65 3a206461 73686564 20000000 tyle: dashed ... │ │ │ │ - 0x001d31d4 626f7264 65722d74 6f702d73 74796c65 border-top-style │ │ │ │ - 0x001d31e4 3a20736f 6c696420 00000000 626f7264 : solid ....bord │ │ │ │ - 0x001d31f4 65722d74 6f702d73 74796c65 3a20646f er-top-style: do │ │ │ │ - 0x001d3204 75626c65 20000000 626f7264 65722d74 uble ...border-t │ │ │ │ - 0x001d3214 6f702d73 74796c65 3a206772 6f6f7665 op-style: groove │ │ │ │ - 0x001d3224 20000000 626f7264 65722d74 6f702d73 ...border-top-s │ │ │ │ - 0x001d3234 74796c65 3a207269 64676520 00000000 tyle: ridge .... │ │ │ │ - 0x001d3244 626f7264 65722d74 6f702d73 74796c65 border-top-style │ │ │ │ - 0x001d3254 3a20696e 73657420 00000000 626f7264 : inset ....bord │ │ │ │ - 0x001d3264 65722d74 6f702d73 74796c65 3a206f75 er-top-style: ou │ │ │ │ - 0x001d3274 74736574 20000000 626f7264 65722d72 tset ...border-r │ │ │ │ - 0x001d3284 69676874 2d737479 6c653a20 6e6f6e65 ight-style: none │ │ │ │ - 0x001d3294 20000000 626f7264 65722d72 69676874 ...border-right │ │ │ │ - 0x001d32a4 2d737479 6c653a20 68696464 656e2000 -style: hidden . │ │ │ │ - 0x001d32b4 626f7264 65722d72 69676874 2d737479 border-right-sty │ │ │ │ - 0x001d32c4 6c653a20 646f7474 65642000 626f7264 le: dotted .bord │ │ │ │ - 0x001d32d4 65722d72 69676874 2d737479 6c653a20 er-right-style: │ │ │ │ - 0x001d32e4 64617368 65642000 626f7264 65722d72 dashed .border-r │ │ │ │ - 0x001d32f4 69676874 2d737479 6c653a20 736f6c69 ight-style: soli │ │ │ │ - 0x001d3304 64200000 626f7264 65722d72 69676874 d ..border-right │ │ │ │ - 0x001d3314 2d737479 6c653a20 646f7562 6c652000 -style: double . │ │ │ │ - 0x001d3324 626f7264 65722d72 69676874 2d737479 border-right-sty │ │ │ │ - 0x001d3334 6c653a20 67726f6f 76652000 626f7264 le: groove .bord │ │ │ │ - 0x001d3344 65722d72 69676874 2d737479 6c653a20 er-right-style: │ │ │ │ - 0x001d3354 72696467 65200000 626f7264 65722d72 ridge ..border-r │ │ │ │ - 0x001d3364 69676874 2d737479 6c653a20 696e7365 ight-style: inse │ │ │ │ - 0x001d3374 74200000 626f7264 65722d72 69676874 t ..border-right │ │ │ │ - 0x001d3384 2d737479 6c653a20 6f757473 65742000 -style: outset . │ │ │ │ - 0x001d3394 626f7264 65722d62 6f74746f 6d2d7374 border-bottom-st │ │ │ │ - 0x001d33a4 796c653a 206e6f6e 65200000 626f7264 yle: none ..bord │ │ │ │ - 0x001d33b4 65722d62 6f74746f 6d2d7374 796c653a er-bottom-style: │ │ │ │ - 0x001d33c4 20686964 64656e20 00000000 626f7264 hidden ....bord │ │ │ │ - 0x001d33d4 65722d62 6f74746f 6d2d7374 796c653a er-bottom-style: │ │ │ │ - 0x001d33e4 20646f74 74656420 00000000 626f7264 dotted ....bord │ │ │ │ - 0x001d33f4 65722d62 6f74746f 6d2d7374 796c653a er-bottom-style: │ │ │ │ - 0x001d3404 20646173 68656420 00000000 626f7264 dashed ....bord │ │ │ │ - 0x001d3414 65722d62 6f74746f 6d2d7374 796c653a er-bottom-style: │ │ │ │ - 0x001d3424 20736f6c 69642000 626f7264 65722d62 solid .border-b │ │ │ │ - 0x001d3434 6f74746f 6d2d7374 796c653a 20646f75 ottom-style: dou │ │ │ │ - 0x001d3444 626c6520 00000000 626f7264 65722d62 ble ....border-b │ │ │ │ - 0x001d3454 6f74746f 6d2d7374 796c653a 2067726f ottom-style: gro │ │ │ │ - 0x001d3464 6f766520 00000000 626f7264 65722d62 ove ....border-b │ │ │ │ - 0x001d3474 6f74746f 6d2d7374 796c653a 20726964 ottom-style: rid │ │ │ │ - 0x001d3484 67652000 626f7264 65722d62 6f74746f ge .border-botto │ │ │ │ - 0x001d3494 6d2d7374 796c653a 20696e73 65742000 m-style: inset . │ │ │ │ - 0x001d34a4 626f7264 65722d62 6f74746f 6d2d7374 border-bottom-st │ │ │ │ - 0x001d34b4 796c653a 206f7574 73657420 00000000 yle: outset .... │ │ │ │ - 0x001d34c4 626f7264 65722d6c 6566742d 7374796c border-left-styl │ │ │ │ - 0x001d34d4 653a206e 6f6e6520 00000000 626f7264 e: none ....bord │ │ │ │ - 0x001d34e4 65722d6c 6566742d 7374796c 653a2068 er-left-style: h │ │ │ │ - 0x001d34f4 69646465 6e200000 626f7264 65722d6c idden ..border-l │ │ │ │ - 0x001d3504 6566742d 7374796c 653a2064 6f747465 eft-style: dotte │ │ │ │ - 0x001d3514 64200000 626f7264 65722d6c 6566742d d ..border-left- │ │ │ │ - 0x001d3524 7374796c 653a2064 61736865 64200000 style: dashed .. │ │ │ │ - 0x001d3534 626f7264 65722d6c 6566742d 7374796c border-left-styl │ │ │ │ - 0x001d3544 653a2073 6f6c6964 20000000 626f7264 e: solid ...bord │ │ │ │ - 0x001d3554 65722d6c 6566742d 7374796c 653a2064 er-left-style: d │ │ │ │ - 0x001d3564 6f75626c 65200000 626f7264 65722d6c ouble ..border-l │ │ │ │ - 0x001d3574 6566742d 7374796c 653a2067 726f6f76 eft-style: groov │ │ │ │ - 0x001d3584 65200000 626f7264 65722d6c 6566742d e ..border-left- │ │ │ │ - 0x001d3594 7374796c 653a2072 69646765 20000000 style: ridge ... │ │ │ │ - 0x001d35a4 626f7264 65722d6c 6566742d 7374796c border-left-styl │ │ │ │ - 0x001d35b4 653a2069 6e736574 20000000 626f7264 e: inset ...bord │ │ │ │ - 0x001d35c4 65722d6c 6566742d 7374796c 653a206f er-left-style: o │ │ │ │ - 0x001d35d4 75747365 74200000 626f7264 65722d74 utset ..border-t │ │ │ │ - 0x001d35e4 6f702d77 69647468 3a207468 696e2000 op-width: thin . │ │ │ │ - 0x001d35f4 626f7264 65722d74 6f702d77 69647468 border-top-width │ │ │ │ - 0x001d3604 3a206d65 6469756d 20000000 626f7264 : medium ...bord │ │ │ │ - 0x001d3614 65722d74 6f702d77 69647468 3a207468 er-top-width: th │ │ │ │ - 0x001d3624 69636b20 00000000 626f7264 65722d74 ick ....border-t │ │ │ │ - 0x001d3634 6f702d77 69647468 3a200000 626f7264 op-width: ..bord │ │ │ │ - 0x001d3644 65722d72 69676874 2d776964 74683a20 er-right-width: │ │ │ │ - 0x001d3654 7468696e 20000000 626f7264 65722d72 thin ...border-r │ │ │ │ - 0x001d3664 69676874 2d776964 74683a20 6d656469 ight-width: medi │ │ │ │ - 0x001d3674 756d2000 626f7264 65722d72 69676874 um .border-right │ │ │ │ - 0x001d3684 2d776964 74683a20 74686963 6b200000 -width: thick .. │ │ │ │ - 0x001d3694 626f7264 65722d72 69676874 2d776964 border-right-wid │ │ │ │ - 0x001d36a4 74683a20 00000000 626f7264 65722d62 th: ....border-b │ │ │ │ - 0x001d36b4 6f74746f 6d2d7769 6474683a 20746869 ottom-width: thi │ │ │ │ - 0x001d36c4 6e200000 626f7264 65722d62 6f74746f n ..border-botto │ │ │ │ - 0x001d36d4 6d2d7769 6474683a 206d6564 69756d20 m-width: medium │ │ │ │ - 0x001d36e4 00000000 626f7264 65722d62 6f74746f ....border-botto │ │ │ │ - 0x001d36f4 6d2d7769 6474683a 20746869 636b2000 m-width: thick . │ │ │ │ - 0x001d3704 626f7264 65722d62 6f74746f 6d2d7769 border-bottom-wi │ │ │ │ - 0x001d3714 6474683a 20000000 626f7264 65722d6c dth: ...border-l │ │ │ │ - 0x001d3724 6566742d 77696474 683a2074 68696e20 eft-width: thin │ │ │ │ - 0x001d3734 00000000 626f7264 65722d6c 6566742d ....border-left- │ │ │ │ - 0x001d3744 77696474 683a206d 65646975 6d200000 width: medium .. │ │ │ │ - 0x001d3754 626f7264 65722d6c 6566742d 77696474 border-left-widt │ │ │ │ - 0x001d3764 683a2074 6869636b 20000000 626f7264 h: thick ...bord │ │ │ │ - 0x001d3774 65722d6c 6566742d 77696474 683a2000 er-left-width: . │ │ │ │ - 0x001d3784 626f7474 6f6d3a20 6175746f 20000000 bottom: auto ... │ │ │ │ - 0x001d3794 63617074 696f6e5f 73696465 3a20746f caption_side: to │ │ │ │ - 0x001d37a4 70200000 63617074 696f6e5f 73696465 p ..caption_side │ │ │ │ - 0x001d37b4 3a20626f 74746f6d 20000000 636c6561 : bottom ...clea │ │ │ │ - 0x001d37c4 723a206e 6f6e6520 00000000 636c6561 r: none ....clea │ │ │ │ - 0x001d37d4 723a206c 65667420 00000000 636c6561 r: left ....clea │ │ │ │ - 0x001d37e4 723a2072 69676874 20000000 636c6561 r: right ...clea │ │ │ │ - 0x001d37f4 723a2062 6f746820 00000000 636c6970 r: both ....clip │ │ │ │ - 0x001d3804 3a206175 746f2000 636c6970 3a207265 : auto .clip: re │ │ │ │ - 0x001d3814 63742820 00000000 6175746f 00000000 ct( ....auto.... │ │ │ │ - 0x001d3824 636f6e74 656e743a 206e6f6e 65200000 content: none .. │ │ │ │ - 0x001d3834 636f6e74 656e743a 206e6f72 6d616c20 content: normal │ │ │ │ - 0x001d3844 00000000 636f6e74 656e743a 00000000 ....content:.... │ │ │ │ - 0x001d3854 636f6e74 656e742f 68616e64 6c657273 content/handlers │ │ │ │ - 0x001d3864 2f637373 2f64756d 702e6300 636f6e74 /css/dump.c.cont │ │ │ │ - 0x001d3874 656e742d 3e646174 612e7374 72696e67 ent->data.string │ │ │ │ - 0x001d3884 20213d20 4e554c4c 00000000 636f6e74 != NULL....cont │ │ │ │ - 0x001d3894 656e742d 3e646174 612e7572 6920213d ent->data.uri != │ │ │ │ - 0x001d38a4 204e554c 4c000000 75726928 22252e2a NULL...uri("%.* │ │ │ │ - 0x001d38b4 73222900 636f6e74 656e742d 3e646174 s").content->dat │ │ │ │ - 0x001d38c4 612e636f 756e7465 722e6e61 6d652021 a.counter.name ! │ │ │ │ - 0x001d38d4 3d204e55 4c4c0000 636f756e 74657228 = NULL..counter( │ │ │ │ - 0x001d38e4 252e2a73 29000000 636f6e74 656e742d %.*s)...content- │ │ │ │ - 0x001d38f4 3e646174 612e636f 756e7465 72732e6e >data.counters.n │ │ │ │ - 0x001d3904 616d6520 213d204e 554c4c00 636f6e74 ame != NULL.cont │ │ │ │ - 0x001d3914 656e742d 3e646174 612e636f 756e7465 ent->data.counte │ │ │ │ - 0x001d3924 72732e73 65702021 3d204e55 4c4c0000 rs.sep != NULL.. │ │ │ │ - 0x001d3934 636f756e 74657273 28252e2a 732c2022 counters(%.*s, " │ │ │ │ - 0x001d3944 252e2a73 22290000 636f6e74 656e742d %.*s")..content- │ │ │ │ - 0x001d3954 3e646174 612e6174 74722021 3d204e55 >data.attr != NU │ │ │ │ - 0x001d3964 4c4c0000 61747472 28252e2a 73290000 LL..attr(%.*s).. │ │ │ │ - 0x001d3974 6f70656e 2d71756f 74650000 636c6f73 open-quote..clos │ │ │ │ - 0x001d3984 652d7175 6f746500 6e6f2d6f 70656e2d e-quote.no-open- │ │ │ │ - 0x001d3994 71756f74 65000000 6e6f2d63 6c6f7365 quote...no-close │ │ │ │ - 0x001d39a4 2d71756f 74650000 636f756e 7465722d -quote..counter- │ │ │ │ - 0x001d39b4 696e6372 656d656e 743a206e 6f6e6520 increment: none │ │ │ │ - 0x001d39c4 00000000 636f756e 7465722d 696e6372 ....counter-incr │ │ │ │ - 0x001d39d4 656d656e 743a0000 20252e2a 73200000 ement:.. %.*s .. │ │ │ │ - 0x001d39e4 636f756e 7465722d 72657365 743a206e counter-reset: n │ │ │ │ - 0x001d39f4 6f6e6520 00000000 636f756e 7465722d one ....counter- │ │ │ │ - 0x001d3a04 72657365 743a0000 63757273 6f723a00 reset:..cursor:. │ │ │ │ - 0x001d3a14 2075726c 22252e2a 73222900 2063726f url"%.*s"). cro │ │ │ │ - 0x001d3a24 73736861 69722000 20646566 61756c74 sshair . default │ │ │ │ - 0x001d3a34 20000000 20706f69 6e746572 20000000 ... pointer ... │ │ │ │ - 0x001d3a44 206d6f76 65200000 20652d72 6573697a move .. e-resiz │ │ │ │ - 0x001d3a54 65200000 206e652d 72657369 7a652000 e .. ne-resize . │ │ │ │ - 0x001d3a64 206e772d 72657369 7a652000 206e2d72 nw-resize . n-r │ │ │ │ - 0x001d3a74 6573697a 65200000 2073652d 72657369 esize .. se-resi │ │ │ │ - 0x001d3a84 7a652000 2073772d 72657369 7a652000 ze . sw-resize . │ │ │ │ - 0x001d3a94 20732d72 6573697a 65200000 20772d72 s-resize .. w-r │ │ │ │ - 0x001d3aa4 6573697a 65200000 20746578 74200000 esize .. text .. │ │ │ │ - 0x001d3ab4 20776169 74200000 2068656c 70200000 wait .. help .. │ │ │ │ - 0x001d3ac4 2070726f 67726573 73200000 64697265 progress ..dire │ │ │ │ - 0x001d3ad4 6374696f 6e3a206c 74722000 64697265 ction: ltr .dire │ │ │ │ - 0x001d3ae4 6374696f 6e3a2072 746c2000 64697370 ction: rtl .disp │ │ │ │ - 0x001d3af4 6c61793a 20696e6c 696e6520 00000000 lay: inline .... │ │ │ │ - 0x001d3b04 64697370 6c61793a 20626c6f 636b2000 display: block . │ │ │ │ - 0x001d3b14 64697370 6c61793a 206c6973 742d6974 display: list-it │ │ │ │ - 0x001d3b24 656d2000 64697370 6c61793a 2072756e em .display: run │ │ │ │ - 0x001d3b34 2d696e20 00000000 64697370 6c61793a -in ....display: │ │ │ │ - 0x001d3b44 20696e6c 696e652d 626c6f63 6b200000 inline-block .. │ │ │ │ - 0x001d3b54 64697370 6c61793a 20746162 6c652000 display: table . │ │ │ │ - 0x001d3b64 64697370 6c61793a 20696e6c 696e652d display: inline- │ │ │ │ - 0x001d3b74 7461626c 65200000 64697370 6c61793a table ..display: │ │ │ │ - 0x001d3b84 20746162 6c652d72 6f772d67 726f7570 table-row-group │ │ │ │ - 0x001d3b94 20000000 64697370 6c61793a 20746162 ...display: tab │ │ │ │ - 0x001d3ba4 6c652d68 65616465 722d6772 6f757020 le-header-group │ │ │ │ - 0x001d3bb4 00000000 64697370 6c61793a 20746162 ....display: tab │ │ │ │ - 0x001d3bc4 6c652d66 6f6f7465 722d6772 6f757020 le-footer-group │ │ │ │ - 0x001d3bd4 00000000 64697370 6c61793a 20746162 ....display: tab │ │ │ │ - 0x001d3be4 6c652d72 6f772000 64697370 6c61793a le-row .display: │ │ │ │ - 0x001d3bf4 20746162 6c652d63 6f6c756d 6e2d6772 table-column-gr │ │ │ │ - 0x001d3c04 6f757020 00000000 64697370 6c61793a oup ....display: │ │ │ │ - 0x001d3c14 20746162 6c652d63 6f6c756d 6e200000 table-column .. │ │ │ │ - 0x001d3c24 64697370 6c61793a 20746162 6c652d63 display: table-c │ │ │ │ - 0x001d3c34 656c6c20 00000000 64697370 6c61793a ell ....display: │ │ │ │ - 0x001d3c44 20746162 6c652d63 61707469 6f6e2000 table-caption . │ │ │ │ - 0x001d3c54 64697370 6c61793a 206e6f6e 65200000 display: none .. │ │ │ │ - 0x001d3c64 64697370 6c61793a 20666c65 78200000 display: flex .. │ │ │ │ - 0x001d3c74 64697370 6c61793a 20696e6c 696e652d display: inline- │ │ │ │ - 0x001d3c84 666c6578 20000000 656d7074 792d6365 flex ...empty-ce │ │ │ │ - 0x001d3c94 6c6c733a 2073686f 77200000 656d7074 lls: show ..empt │ │ │ │ - 0x001d3ca4 792d6365 6c6c733a 20686964 65200000 y-cells: hide .. │ │ │ │ - 0x001d3cb4 666c6f61 743a206c 65667420 00000000 float: left .... │ │ │ │ - 0x001d3cc4 666c6f61 743a2072 69676874 20000000 float: right ... │ │ │ │ - 0x001d3cd4 666c6f61 743a206e 6f6e6520 00000000 float: none .... │ │ │ │ - 0x001d3ce4 666f6e74 2d66616d 696c793a 00000000 font-family:.... │ │ │ │ - 0x001d3cf4 2022252e 2a732200 20736572 69662000 "%.*s". serif . │ │ │ │ - 0x001d3d04 2073616e 732d7365 72696620 00000000 sans-serif .... │ │ │ │ - 0x001d3d14 20637572 73697665 20000000 2066616e cursive ... fan │ │ │ │ - 0x001d3d24 74617379 20000000 206d6f6e 6f737061 tasy ... monospa │ │ │ │ - 0x001d3d34 63652000 666f6e74 2d73697a 653a2078 ce .font-size: x │ │ │ │ - 0x001d3d44 782d736d 616c6c20 00000000 666f6e74 x-small ....font │ │ │ │ - 0x001d3d54 2d73697a 653a2078 2d736d61 6c6c2000 -size: x-small . │ │ │ │ - 0x001d3d64 666f6e74 2d73697a 653a2073 6d616c6c font-size: small │ │ │ │ - 0x001d3d74 20000000 666f6e74 2d73697a 653a206d ...font-size: m │ │ │ │ - 0x001d3d84 65646975 6d200000 666f6e74 2d73697a edium ..font-siz │ │ │ │ - 0x001d3d94 653a206c 61726765 20000000 666f6e74 e: large ...font │ │ │ │ - 0x001d3da4 2d73697a 653a2078 2d6c6172 67652000 -size: x-large . │ │ │ │ - 0x001d3db4 666f6e74 2d73697a 653a2078 782d6c61 font-size: xx-la │ │ │ │ - 0x001d3dc4 72676520 00000000 666f6e74 2d73697a rge ....font-siz │ │ │ │ - 0x001d3dd4 653a206c 61726765 72200000 666f6e74 e: larger ..font │ │ │ │ - 0x001d3de4 2d73697a 653a2073 6d616c6c 65722000 -size: smaller . │ │ │ │ - 0x001d3df4 666f6e74 2d73697a 653a2000 666f6e74 font-size: .font │ │ │ │ - 0x001d3e04 2d737479 6c653a20 6e6f726d 616c2000 -style: normal . │ │ │ │ - 0x001d3e14 666f6e74 2d737479 6c653a20 6974616c font-style: ital │ │ │ │ - 0x001d3e24 69632000 666f6e74 2d737479 6c653a20 ic .font-style: │ │ │ │ - 0x001d3e34 6f626c69 71756520 00000000 666f6e74 oblique ....font │ │ │ │ - 0x001d3e44 2d766172 69616e74 3a206e6f 726d616c -variant: normal │ │ │ │ - 0x001d3e54 20000000 666f6e74 2d766172 69616e74 ...font-variant │ │ │ │ - 0x001d3e64 3a20736d 616c6c2d 63617073 20000000 : small-caps ... │ │ │ │ - 0x001d3e74 666f6e74 2d776569 6768743a 206e6f72 font-weight: nor │ │ │ │ - 0x001d3e84 6d616c20 00000000 666f6e74 2d776569 mal ....font-wei │ │ │ │ - 0x001d3e94 6768743a 20626f6c 64200000 666f6e74 ght: bold ..font │ │ │ │ - 0x001d3ea4 2d776569 6768743a 20626f6c 64657220 -weight: bolder │ │ │ │ - 0x001d3eb4 00000000 666f6e74 2d776569 6768743a ....font-weight: │ │ │ │ - 0x001d3ec4 206c6967 68746572 20000000 666f6e74 lighter ...font │ │ │ │ - 0x001d3ed4 2d776569 6768743a 20313030 20000000 -weight: 100 ... │ │ │ │ - 0x001d3ee4 666f6e74 2d776569 6768743a 20323030 font-weight: 200 │ │ │ │ - 0x001d3ef4 20000000 666f6e74 2d776569 6768743a ...font-weight: │ │ │ │ - 0x001d3f04 20333030 20000000 666f6e74 2d776569 300 ...font-wei │ │ │ │ - 0x001d3f14 6768743a 20343030 20000000 666f6e74 ght: 400 ...font │ │ │ │ - 0x001d3f24 2d776569 6768743a 20353030 20000000 -weight: 500 ... │ │ │ │ - 0x001d3f34 666f6e74 2d776569 6768743a 20363030 font-weight: 600 │ │ │ │ - 0x001d3f44 20000000 666f6e74 2d776569 6768743a ...font-weight: │ │ │ │ - 0x001d3f54 20373030 20000000 666f6e74 2d776569 700 ...font-wei │ │ │ │ - 0x001d3f64 6768743a 20383030 20000000 666f6e74 ght: 800 ...font │ │ │ │ - 0x001d3f74 2d776569 6768743a 20393030 20000000 -weight: 900 ... │ │ │ │ - 0x001d3f84 68656967 68743a20 6175746f 20000000 height: auto ... │ │ │ │ - 0x001d3f94 6c656674 3a206175 746f2000 6c657474 left: auto .lett │ │ │ │ - 0x001d3fa4 65722d73 70616369 6e673a20 6e6f726d er-spacing: norm │ │ │ │ - 0x001d3fb4 616c2000 6c657474 65722d73 70616369 al .letter-spaci │ │ │ │ - 0x001d3fc4 6e673a20 00000000 6c696e65 2d686569 ng: ....line-hei │ │ │ │ - 0x001d3fd4 6768743a 206e6f72 6d616c20 00000000 ght: normal .... │ │ │ │ - 0x001d3fe4 6c696e65 2d686569 6768743a 20000000 line-height: ... │ │ │ │ - 0x001d3ff4 6c697374 2d737479 6c652d69 6d616765 list-style-image │ │ │ │ - 0x001d4004 3a207572 6c282725 2e2a7327 29200000 : url('%.*s') .. │ │ │ │ - 0x001d4014 6c697374 2d737479 6c652d69 6d616765 list-style-image │ │ │ │ - 0x001d4024 3a206e6f 6e652000 6c697374 2d737479 : none .list-sty │ │ │ │ - 0x001d4034 6c652d70 6f736974 696f6e3a 20696e73 le-position: ins │ │ │ │ - 0x001d4044 69646520 00000000 6c697374 2d737479 ide ....list-sty │ │ │ │ - 0x001d4054 6c652d70 6f736974 696f6e3a 206f7574 le-position: out │ │ │ │ - 0x001d4064 73696465 20000000 6c697374 2d737479 side ...list-sty │ │ │ │ - 0x001d4074 6c652d74 7970653a 20646973 63200000 le-type: disc .. │ │ │ │ - 0x001d4084 6c697374 2d737479 6c652d74 7970653a list-style-type: │ │ │ │ - 0x001d4094 20636972 636c6520 00000000 6c697374 circle ....list │ │ │ │ - 0x001d40a4 2d737479 6c652d74 7970653a 20737175 -style-type: squ │ │ │ │ - 0x001d40b4 61726520 00000000 6c697374 2d737479 are ....list-sty │ │ │ │ - 0x001d40c4 6c652d74 7970653a 20646563 696d616c le-type: decimal │ │ │ │ - 0x001d40d4 20000000 6c697374 2d737479 6c652d74 ...list-style-t │ │ │ │ - 0x001d40e4 7970653a 20646563 696d616c 2d6c6561 ype: decimal-lea │ │ │ │ - 0x001d40f4 64696e67 2d7a6572 6f200000 6c697374 ding-zero ..list │ │ │ │ - 0x001d4104 2d737479 6c652d74 7970653a 206c6f77 -style-type: low │ │ │ │ - 0x001d4114 65722d72 6f6d616e 20000000 6c697374 er-roman ...list │ │ │ │ - 0x001d4124 2d737479 6c652d74 7970653a 20757070 -style-type: upp │ │ │ │ - 0x001d4134 65722d72 6f6d616e 20000000 6c697374 er-roman ...list │ │ │ │ - 0x001d4144 2d737479 6c652d74 7970653a 206c6f77 -style-type: low │ │ │ │ - 0x001d4154 65722d67 7265656b 20000000 6c697374 er-greek ...list │ │ │ │ - 0x001d4164 2d737479 6c652d74 7970653a 206c6f77 -style-type: low │ │ │ │ - 0x001d4174 65722d6c 6174696e 20000000 6c697374 er-latin ...list │ │ │ │ - 0x001d4184 2d737479 6c652d74 7970653a 20757070 -style-type: upp │ │ │ │ - 0x001d4194 65722d6c 6174696e 20000000 6c697374 er-latin ...list │ │ │ │ - 0x001d41a4 2d737479 6c652d74 7970653a 2061726d -style-type: arm │ │ │ │ - 0x001d41b4 656e6961 6e200000 6c697374 2d737479 enian ..list-sty │ │ │ │ - 0x001d41c4 6c652d74 7970653a 2067656f 72676961 le-type: georgia │ │ │ │ - 0x001d41d4 6e200000 6c697374 2d737479 6c652d74 n ..list-style-t │ │ │ │ - 0x001d41e4 7970653a 206c6f77 65722d61 6c706861 ype: lower-alpha │ │ │ │ - 0x001d41f4 20000000 6c697374 2d737479 6c652d74 ...list-style-t │ │ │ │ - 0x001d4204 7970653a 20757070 65722d61 6c706861 ype: upper-alpha │ │ │ │ - 0x001d4214 20000000 6c697374 2d737479 6c652d74 ...list-style-t │ │ │ │ - 0x001d4224 7970653a 206e6f6e 65200000 6d617267 ype: none ..marg │ │ │ │ - 0x001d4234 696e2d74 6f703a20 6175746f 20000000 in-top: auto ... │ │ │ │ - 0x001d4244 6d617267 696e2d74 6f703a20 00000000 margin-top: .... │ │ │ │ - 0x001d4254 6d617267 696e2d72 69676874 3a206175 margin-right: au │ │ │ │ - 0x001d4264 746f2000 6d617267 696e2d72 69676874 to .margin-right │ │ │ │ - 0x001d4274 3a200000 6d617267 696e2d62 6f74746f : ..margin-botto │ │ │ │ - 0x001d4284 6d3a2061 75746f20 00000000 6d617267 m: auto ....marg │ │ │ │ - 0x001d4294 696e2d62 6f74746f 6d3a2000 6d617267 in-bottom: .marg │ │ │ │ - 0x001d42a4 696e2d6c 6566743a 20617574 6f200000 in-left: auto .. │ │ │ │ - 0x001d42b4 6d617267 696e2d6c 6566743a 20000000 margin-left: ... │ │ │ │ - 0x001d42c4 6d61782d 68656967 68743a20 6e6f6e65 max-height: none │ │ │ │ - 0x001d42d4 20000000 6d61782d 68656967 68743a20 ...max-height: │ │ │ │ - 0x001d42e4 00000000 6d61782d 77696474 683a206e ....max-width: n │ │ │ │ - 0x001d42f4 6f6e6520 00000000 6d61782d 77696474 one ....max-widt │ │ │ │ - 0x001d4304 683a2000 6d696e2d 68656967 68743a20 h: .min-height: │ │ │ │ - 0x001d4314 00000000 6d696e2d 77696474 683a2000 ....min-width: . │ │ │ │ - 0x001d4324 6f706163 6974793a 20000000 6f75746c opacity: ...outl │ │ │ │ - 0x001d4334 696e652d 636f6c6f 723a2069 6e766572 ine-color: inver │ │ │ │ - 0x001d4344 74200000 6f75746c 696e652d 636f6c6f t ..outline-colo │ │ │ │ - 0x001d4354 723a2023 25303878 20000000 6f75746c r: #%08x ...outl │ │ │ │ - 0x001d4364 696e652d 7374796c 653a206e 6f6e6520 ine-style: none │ │ │ │ - 0x001d4374 00000000 6f75746c 696e652d 7374796c ....outline-styl │ │ │ │ - 0x001d4384 653a2064 6f747465 64200000 6f75746c e: dotted ..outl │ │ │ │ - 0x001d4394 696e652d 7374796c 653a2064 61736865 ine-style: dashe │ │ │ │ - 0x001d43a4 64200000 6f75746c 696e652d 7374796c d ..outline-styl │ │ │ │ - 0x001d43b4 653a2073 6f6c6964 20000000 6f75746c e: solid ...outl │ │ │ │ - 0x001d43c4 696e652d 7374796c 653a2064 6f75626c ine-style: doubl │ │ │ │ - 0x001d43d4 65200000 6f75746c 696e652d 7374796c e ..outline-styl │ │ │ │ - 0x001d43e4 653a2067 726f6f76 65200000 6f75746c e: groove ..outl │ │ │ │ - 0x001d43f4 696e652d 7374796c 653a2072 69646765 ine-style: ridge │ │ │ │ - 0x001d4404 20000000 6f75746c 696e652d 7374796c ...outline-styl │ │ │ │ - 0x001d4414 653a2069 6e736574 20000000 6f75746c e: inset ...outl │ │ │ │ - 0x001d4424 696e652d 7374796c 653a206f 75747365 ine-style: outse │ │ │ │ - 0x001d4434 74200000 6f75746c 696e652d 77696474 t ..outline-widt │ │ │ │ - 0x001d4444 683a2074 68696e20 00000000 6f75746c h: thin ....outl │ │ │ │ - 0x001d4454 696e652d 77696474 683a206d 65646975 ine-width: mediu │ │ │ │ - 0x001d4464 6d200000 6f75746c 696e652d 77696474 m ..outline-widt │ │ │ │ - 0x001d4474 683a2074 6869636b 20000000 6f75746c h: thick ...outl │ │ │ │ - 0x001d4484 696e652d 77696474 683a2000 6f766572 ine-width: .over │ │ │ │ - 0x001d4494 666c6f77 2d783a20 76697369 626c6520 flow-x: visible │ │ │ │ - 0x001d44a4 00000000 6f766572 666c6f77 2d783a20 ....overflow-x: │ │ │ │ - 0x001d44b4 68696464 656e2000 6f766572 666c6f77 hidden .overflow │ │ │ │ - 0x001d44c4 2d783a20 7363726f 6c6c2000 6f766572 -x: scroll .over │ │ │ │ - 0x001d44d4 666c6f77 2d782061 75746f20 00000000 flow-x auto .... │ │ │ │ - 0x001d44e4 6f766572 666c6f77 2d793a20 76697369 overflow-y: visi │ │ │ │ - 0x001d44f4 626c6520 00000000 6f766572 666c6f77 ble ....overflow │ │ │ │ - 0x001d4504 2d793a20 68696464 656e2000 6f766572 -y: hidden .over │ │ │ │ - 0x001d4514 666c6f77 2d793a20 7363726f 6c6c2000 flow-y: scroll . │ │ │ │ - 0x001d4524 6f766572 666c6f77 2d793a20 6175746f overflow-y: auto │ │ │ │ - 0x001d4534 20000000 70616464 696e672d 746f703a ...padding-top: │ │ │ │ - 0x001d4544 20000000 70616464 696e672d 72696768 ...padding-righ │ │ │ │ - 0x001d4554 743a2000 70616464 696e672d 626f7474 t: .padding-bott │ │ │ │ - 0x001d4564 6f6d3a20 00000000 70616464 696e672d om: ....padding- │ │ │ │ - 0x001d4574 6c656674 3a200000 706f7369 74696f6e left: ..position │ │ │ │ - 0x001d4584 3a207374 61746963 20000000 706f7369 : static ...posi │ │ │ │ - 0x001d4594 74696f6e 3a207265 6c617469 76652000 tion: relative . │ │ │ │ - 0x001d45a4 706f7369 74696f6e 3a206162 736f6c75 position: absolu │ │ │ │ - 0x001d45b4 74652000 706f7369 74696f6e 3a206669 te .position: fi │ │ │ │ - 0x001d45c4 78656420 00000000 71756f74 65733a00 xed ....quotes:. │ │ │ │ - 0x001d45d4 71756f74 65733a20 6e6f6e65 20000000 quotes: none ... │ │ │ │ - 0x001d45e4 72696768 743a2061 75746f20 00000000 right: auto .... │ │ │ │ - 0x001d45f4 7461626c 652d6c61 796f7574 3a206175 table-layout: au │ │ │ │ - 0x001d4604 746f2000 7461626c 652d6c61 796f7574 to .table-layout │ │ │ │ - 0x001d4614 3a206669 78656420 00000000 74657874 : fixed ....text │ │ │ │ - 0x001d4624 2d616c69 676e3a20 6c656674 20000000 -align: left ... │ │ │ │ - 0x001d4634 74657874 2d616c69 676e3a20 72696768 text-align: righ │ │ │ │ - 0x001d4644 74200000 74657874 2d616c69 676e3a20 t ..text-align: │ │ │ │ - 0x001d4654 63656e74 65722000 74657874 2d616c69 center .text-ali │ │ │ │ - 0x001d4664 676e3a20 6a757374 69667920 00000000 gn: justify .... │ │ │ │ - 0x001d4674 74657874 2d616c69 676e3a20 64656661 text-align: defa │ │ │ │ - 0x001d4684 756c7420 00000000 74657874 2d616c69 ult ....text-ali │ │ │ │ - 0x001d4694 676e3a20 2d6c6962 6373732d 6c656674 gn: -libcss-left │ │ │ │ - 0x001d46a4 20000000 74657874 2d616c69 676e3a20 ...text-align: │ │ │ │ - 0x001d46b4 2d6c6962 6373732d 63656e74 65722000 -libcss-center . │ │ │ │ - 0x001d46c4 74657874 2d616c69 676e3a20 2d6c6962 text-align: -lib │ │ │ │ - 0x001d46d4 6373732d 72696768 74200000 74657874 css-right ..text │ │ │ │ - 0x001d46e4 2d646563 6f726174 696f6e3a 206e6f6e -decoration: non │ │ │ │ - 0x001d46f4 65200000 74657874 2d646563 6f726174 e ..text-decorat │ │ │ │ - 0x001d4704 696f6e3a 00000000 20626c69 6e6b0000 ion:.... blink.. │ │ │ │ - 0x001d4714 206c696e 652d7468 726f7567 68000000 line-through... │ │ │ │ - 0x001d4724 206f7665 726c696e 65000000 20756e64 overline... und │ │ │ │ - 0x001d4734 65726c69 6e650000 74657874 2d696e64 erline..text-ind │ │ │ │ - 0x001d4744 656e743a 20000000 74657874 2d747261 ent: ...text-tra │ │ │ │ - 0x001d4754 6e73666f 726d3a20 63617069 74616c69 nsform: capitali │ │ │ │ - 0x001d4764 7a652000 74657874 2d747261 6e73666f ze .text-transfo │ │ │ │ - 0x001d4774 726d3a20 75707065 72636173 65200000 rm: uppercase .. │ │ │ │ - 0x001d4784 74657874 2d747261 6e73666f 726d3a20 text-transform: │ │ │ │ - 0x001d4794 6c6f7765 72636173 65200000 74657874 lowercase ..text │ │ │ │ - 0x001d47a4 2d747261 6e73666f 726d3a20 6e6f6e65 -transform: none │ │ │ │ - 0x001d47b4 20000000 746f703a 20617574 6f200000 ...top: auto .. │ │ │ │ - 0x001d47c4 756e6963 6f64652d 62696469 3a206e6f unicode-bidi: no │ │ │ │ - 0x001d47d4 726d616c 20000000 756e6963 6f64652d rmal ...unicode- │ │ │ │ - 0x001d47e4 62696469 3a20656d 62656420 00000000 bidi: embed .... │ │ │ │ - 0x001d47f4 756e6963 6f64652d 62696469 3a206269 unicode-bidi: bi │ │ │ │ - 0x001d4804 64692d6f 76657272 69646520 00000000 di-override .... │ │ │ │ - 0x001d4814 76657274 6963616c 2d616c69 676e3a20 vertical-align: │ │ │ │ - 0x001d4824 62617365 6c696e65 20000000 76657274 baseline ...vert │ │ │ │ - 0x001d4834 6963616c 2d616c69 676e3a20 73756220 ical-align: sub │ │ │ │ - 0x001d4844 00000000 76657274 6963616c 2d616c69 ....vertical-ali │ │ │ │ - 0x001d4854 676e3a20 73757065 72200000 76657274 gn: super ..vert │ │ │ │ - 0x001d4864 6963616c 2d616c69 676e3a20 746f7020 ical-align: top │ │ │ │ - 0x001d4874 00000000 76657274 6963616c 2d616c69 ....vertical-ali │ │ │ │ - 0x001d4884 676e3a20 74657874 2d746f70 20000000 gn: text-top ... │ │ │ │ - 0x001d4894 76657274 6963616c 2d616c69 676e3a20 vertical-align: │ │ │ │ - 0x001d48a4 6d696464 6c652000 76657274 6963616c middle .vertical │ │ │ │ - 0x001d48b4 2d616c69 676e3a20 626f7474 6f6d2000 -align: bottom . │ │ │ │ - 0x001d48c4 76657274 6963616c 2d616c69 676e3a20 vertical-align: │ │ │ │ - 0x001d48d4 74657874 2d626f74 746f6d20 00000000 text-bottom .... │ │ │ │ - 0x001d48e4 76657274 6963616c 2d616c69 676e3a20 vertical-align: │ │ │ │ - 0x001d48f4 00000000 76697369 62696c69 74793a20 ....visibility: │ │ │ │ - 0x001d4904 76697369 626c6520 00000000 76697369 visible ....visi │ │ │ │ - 0x001d4914 62696c69 74793a20 68696464 656e2000 bility: hidden . │ │ │ │ - 0x001d4924 76697369 62696c69 74793a20 636f6c6c visibility: coll │ │ │ │ - 0x001d4934 61707365 20000000 77686974 652d7370 apse ...white-sp │ │ │ │ - 0x001d4944 6163653a 206e6f72 6d616c20 00000000 ace: normal .... │ │ │ │ - 0x001d4954 77686974 652d7370 6163653a 20707265 white-space: pre │ │ │ │ - 0x001d4964 20000000 77686974 652d7370 6163653a ...white-space: │ │ │ │ - 0x001d4974 206e6f77 72617020 00000000 77686974 nowrap ....whit │ │ │ │ - 0x001d4984 652d7370 6163653a 20707265 2d777261 e-space: pre-wra │ │ │ │ - 0x001d4994 70200000 77686974 652d7370 6163653a p ..white-space: │ │ │ │ - 0x001d49a4 20707265 2d6c696e 65200000 77696474 pre-line ..widt │ │ │ │ - 0x001d49b4 683a2061 75746f20 00000000 776f7264 h: auto ....word │ │ │ │ - 0x001d49c4 2d737061 63696e67 3a206e6f 726d616c -spacing: normal │ │ │ │ - 0x001d49d4 20000000 776f7264 2d737061 63696e67 ...word-spacing │ │ │ │ - 0x001d49e4 3a200000 7a2d696e 6465783a 20617574 : ..z-index: aut │ │ │ │ - 0x001d49f4 6f200000 7a2d696e 6465783a 20256420 o ..z-index: %d │ │ │ │ - 0x001d4a04 00000000 636f6e74 656e742f 68616e64 ....content/hand │ │ │ │ - 0x001d4a14 6c657273 2f637373 2f68696e 74732e63 lers/css/hints.c │ │ │ │ - 0x001d4a24 00000000 68696e74 5f637478 2e6c656e ....hint_ctx.len │ │ │ │ - 0x001d4a34 203c204d 41585f48 494e5453 5f504552 < MAX_HINTS_PER │ │ │ │ - 0x001d4a44 5f454c45 4d454e54 00000000 7472616e _ELEMENT....tran │ │ │ │ - 0x001d4a54 73706172 656e7400 616c6963 65626c75 sparent.aliceblu │ │ │ │ - 0x001d4a64 65000000 616e7469 71756577 68697465 e...antiquewhite │ │ │ │ - 0x001d4a74 00000000 61717561 00000000 61717561 ....aqua....aqua │ │ │ │ - 0x001d4a84 6d617269 6e650000 617a7572 65000000 marine..azure... │ │ │ │ - 0x001d4a94 62656967 65000000 62697371 75650000 beige...bisque.. │ │ │ │ - 0x001d4aa4 626c6163 6b000000 626c616e 63686564 black...blanched │ │ │ │ - 0x001d4ab4 616c6d6f 6e640000 626c7565 76696f6c almond..blueviol │ │ │ │ - 0x001d4ac4 65740000 6275726c 79776f6f 64000000 et..burlywood... │ │ │ │ - 0x001d4ad4 63616465 74626c75 65000000 63686172 cadetblue...char │ │ │ │ - 0x001d4ae4 74726575 73650000 63686f63 6f6c6174 treuse..chocolat │ │ │ │ - 0x001d4af4 65000000 636f7261 6c000000 636f726e e...coral...corn │ │ │ │ - 0x001d4b04 666c6f77 6572626c 75650000 636f726e flowerblue..corn │ │ │ │ - 0x001d4b14 73696c6b 00000000 6372696d 736f6e00 silk....crimson. │ │ │ │ - 0x001d4b24 6461726b 626c7565 00000000 6461726b darkblue....dark │ │ │ │ - 0x001d4b34 6379616e 00000000 6461726b 676f6c64 cyan....darkgold │ │ │ │ - 0x001d4b44 656e726f 64000000 6461726b 67726179 enrod...darkgray │ │ │ │ - 0x001d4b54 00000000 6461726b 67726565 6e000000 ....darkgreen... │ │ │ │ - 0x001d4b64 6461726b 67726579 00000000 6461726b darkgrey....dark │ │ │ │ - 0x001d4b74 6b68616b 69000000 6461726b 6d616765 khaki...darkmage │ │ │ │ - 0x001d4b84 6e746100 6461726b 6f6c6976 65677265 nta.darkolivegre │ │ │ │ - 0x001d4b94 656e0000 6461726b 6f72616e 67650000 en..darkorange.. │ │ │ │ - 0x001d4ba4 6461726b 6f726368 69640000 6461726b darkorchid..dark │ │ │ │ - 0x001d4bb4 72656400 6461726b 73616c6d 6f6e0000 red.darksalmon.. │ │ │ │ - 0x001d4bc4 6461726b 73656167 7265656e 00000000 darkseagreen.... │ │ │ │ - 0x001d4bd4 6461726b 736c6174 65626c75 65000000 darkslateblue... │ │ │ │ - 0x001d4be4 6461726b 736c6174 65677261 79000000 darkslategray... │ │ │ │ - 0x001d4bf4 6461726b 736c6174 65677265 79000000 darkslategrey... │ │ │ │ - 0x001d4c04 6461726b 74757271 756f6973 65000000 darkturquoise... │ │ │ │ - 0x001d4c14 6461726b 76696f6c 65740000 64656570 darkviolet..deep │ │ │ │ - 0x001d4c24 70696e6b 00000000 64656570 736b7962 pink....deepskyb │ │ │ │ - 0x001d4c34 6c756500 64696d67 72617900 64696d67 lue.dimgray.dimg │ │ │ │ - 0x001d4c44 72657900 646f6467 6572626c 75650000 rey.dodgerblue.. │ │ │ │ - 0x001d4c54 66656c64 73706172 00000000 66697265 feldspar....fire │ │ │ │ - 0x001d4c64 62726963 6b000000 666c6f72 616c7768 brick...floralwh │ │ │ │ - 0x001d4c74 69746500 666f7265 73746772 65656e00 ite.forestgreen. │ │ │ │ - 0x001d4c84 66756368 73696100 6761696e 73626f72 fuchsia.gainsbor │ │ │ │ - 0x001d4c94 6f000000 67686f73 74776869 74650000 o...ghostwhite.. │ │ │ │ - 0x001d4ca4 676f6c64 00000000 67726565 6e79656c gold....greenyel │ │ │ │ - 0x001d4cb4 6c6f7700 686f6e65 79646577 00000000 low.honeydew.... │ │ │ │ - 0x001d4cc4 686f7470 696e6b00 696e6469 616e7265 hotpink.indianre │ │ │ │ - 0x001d4cd4 64000000 696e6469 676f0000 69766f72 d...indigo..ivor │ │ │ │ - 0x001d4ce4 79000000 6c617665 6e646572 00000000 y...lavender.... │ │ │ │ - 0x001d4cf4 6c617665 6e646572 626c7573 68000000 lavenderblush... │ │ │ │ - 0x001d4d04 6c61776e 67726565 6e000000 6c656d6f lawngreen...lemo │ │ │ │ - 0x001d4d14 6e636869 66666f6e 00000000 6c696768 nchiffon....ligh │ │ │ │ - 0x001d4d24 74626c75 65000000 6c696768 74636f72 tblue...lightcor │ │ │ │ - 0x001d4d34 616c0000 6c696768 74637961 6e000000 al..lightcyan... │ │ │ │ - 0x001d4d44 6c696768 74676f6c 64656e72 6f647965 lightgoldenrodye │ │ │ │ - 0x001d4d54 6c6c6f77 00000000 6c696768 74677261 llow....lightgra │ │ │ │ - 0x001d4d64 79000000 6c696768 74677265 656e0000 y...lightgreen.. │ │ │ │ - 0x001d4d74 6c696768 74677265 79000000 6c696768 lightgrey...ligh │ │ │ │ - 0x001d4d84 7470696e 6b000000 6c696768 7473616c tpink...lightsal │ │ │ │ - 0x001d4d94 6d6f6e00 6c696768 74736561 67726565 mon.lightseagree │ │ │ │ - 0x001d4da4 6e000000 6c696768 74736b79 626c7565 n...lightskyblue │ │ │ │ - 0x001d4db4 00000000 6c696768 74736c61 7465626c ....lightslatebl │ │ │ │ - 0x001d4dc4 75650000 6c696768 74736c61 74656772 ue..lightslategr │ │ │ │ - 0x001d4dd4 61790000 6c696768 74736c61 74656772 ay..lightslategr │ │ │ │ - 0x001d4de4 65790000 6c696768 74737465 656c626c ey..lightsteelbl │ │ │ │ - 0x001d4df4 75650000 6c696768 7479656c 6c6f7700 ue..lightyellow. │ │ │ │ - 0x001d4e04 6c696d65 00000000 6c696d65 67726565 lime....limegree │ │ │ │ - 0x001d4e14 6e000000 6c696e65 6e000000 6d61726f n...linen...maro │ │ │ │ - 0x001d4e24 6f6e0000 6d656469 756d6171 75616d61 on..mediumaquama │ │ │ │ - 0x001d4e34 72696e65 00000000 6d656469 756d626c rine....mediumbl │ │ │ │ - 0x001d4e44 75650000 6d656469 756d6f72 63686964 ue..mediumorchid │ │ │ │ - 0x001d4e54 00000000 6d656469 756d7075 72706c65 ....mediumpurple │ │ │ │ - 0x001d4e64 00000000 6d656469 756d7365 61677265 ....mediumseagre │ │ │ │ - 0x001d4e74 656e0000 6d656469 756d736c 61746562 en..mediumslateb │ │ │ │ - 0x001d4e84 6c756500 6d656469 756d7370 72696e67 lue.mediumspring │ │ │ │ - 0x001d4e94 67726565 6e000000 6d656469 756d7475 green...mediumtu │ │ │ │ - 0x001d4ea4 7271756f 69736500 6d656469 756d7669 rquoise.mediumvi │ │ │ │ - 0x001d4eb4 6f6c6574 72656400 6d69646e 69676874 oletred.midnight │ │ │ │ - 0x001d4ec4 626c7565 00000000 6d696e74 63726561 blue....mintcrea │ │ │ │ - 0x001d4ed4 6d000000 6d697374 79726f73 65000000 m...mistyrose... │ │ │ │ - 0x001d4ee4 6d6f6363 6173696e 00000000 6e617661 moccasin....nava │ │ │ │ - 0x001d4ef4 6a6f7768 69746500 6e617679 00000000 jowhite.navy.... │ │ │ │ - 0x001d4f04 6f6c646c 61636500 6f6c6976 65000000 oldlace.olive... │ │ │ │ - 0x001d4f14 6f6c6976 65647261 62000000 6f72616e olivedrab...oran │ │ │ │ - 0x001d4f24 67657265 64000000 70616c65 676f6c64 gered...palegold │ │ │ │ - 0x001d4f34 656e726f 64000000 70616c65 67726565 enrod...palegree │ │ │ │ - 0x001d4f44 6e000000 70616c65 74757271 756f6973 n...paleturquois │ │ │ │ - 0x001d4f54 65000000 70616c65 76696f6c 65747265 e...palevioletre │ │ │ │ - 0x001d4f64 64000000 70617061 79617768 69700000 d...papayawhip.. │ │ │ │ - 0x001d4f74 70656163 68707566 66000000 70657275 peachpuff...peru │ │ │ │ - 0x001d4f84 00000000 706c756d 00000000 706f7764 ....plum....powd │ │ │ │ - 0x001d4f94 6572626c 75650000 70757270 6c650000 erblue..purple.. │ │ │ │ - 0x001d4fa4 726f7379 62726f77 6e000000 726f7961 rosybrown...roya │ │ │ │ - 0x001d4fb4 6c626c75 65000000 73616464 6c656272 lblue...saddlebr │ │ │ │ - 0x001d4fc4 6f776e00 73616e64 7962726f 776e0000 own.sandybrown.. │ │ │ │ - 0x001d4fd4 73656173 68656c6c 00000000 7369656e seashell....sien │ │ │ │ - 0x001d4fe4 6e610000 73696c76 65720000 736e6f77 na..silver..snow │ │ │ │ - 0x001d4ff4 00000000 73707269 6e676772 65656e00 ....springgreen. │ │ │ │ - 0x001d5004 73746565 6c626c75 65000000 7465616c steelblue...teal │ │ │ │ - 0x001d5014 00000000 74686973 746c6500 746f6d61 ....thistle.toma │ │ │ │ - 0x001d5024 746f0000 77686561 74000000 77686974 to..wheat...whit │ │ │ │ - 0x001d5034 65000000 77686974 65736d6f 6b650000 e...whitesmoke.. │ │ │ │ - 0x001d5044 79656c6c 6f770000 79656c6c 6f776772 yellow..yellowgr │ │ │ │ - 0x001d5054 65656e00 636f6e74 656e742f 68616e64 een.content/hand │ │ │ │ - 0x001d5064 6c657273 2f637373 2f696e74 65726e61 lers/css/interna │ │ │ │ - 0x001d5074 6c2e6300 72656c20 213d204e 554c4c00 l.c.rel != NULL. │ │ │ │ - 0x001d5084 636f6e74 656e742f 68616e64 6c657273 content/handlers │ │ │ │ - 0x001d5094 2f637373 2f73656c 6563742e 63000000 /css/select.c... │ │ │ │ - 0x001d50a4 6f6c645f 6e6f6465 5f646174 61203d3d old_node_data == │ │ │ │ - 0x001d50b4 204e554c 4c000000 65727220 3d3d2044 NULL...err == D │ │ │ │ - 0x001d50c4 4f4d5f4e 4f5f4552 52000000 4661696c OM_NO_ERR...Fail │ │ │ │ - 0x001d50d4 65642074 6f20636c 6f6e6520 6c696263 ed to clone libc │ │ │ │ - 0x001d50e4 73735f6e 6f64655f 64617461 2e000000 ss_node_data.... │ │ │ │ - 0x001d50f4 4661696c 65642074 6f207570 64617465 Failed to update │ │ │ │ - 0x001d5104 206c6962 6373735f 6e6f6465 5f646174 libcss_node_dat │ │ │ │ - 0x001d5114 612e0000 4661696c 65642074 6f206465 a...Failed to de │ │ │ │ - 0x001d5124 6c657465 206c6962 6373735f 6e6f6465 lete libcss_node │ │ │ │ - 0x001d5134 5f646174 612e0000 716e616d 652d3e6e _data...qname->n │ │ │ │ - 0x001d5144 616d6520 213d204e 554c4c00 4661696c ame != NULL.Fail │ │ │ │ - 0x001d5154 65642063 72656174 696e6720 73686565 ed creating shee │ │ │ │ - 0x001d5164 743a2025 64000000 6661696c 65642061 t: %d...failed a │ │ │ │ - 0x001d5174 7070656e 64696e67 20646174 613a2025 ppending data: % │ │ │ │ - 0x001d5184 64000000 6661696c 65642063 6f6d706c d...failed compl │ │ │ │ - 0x001d5194 6574696e 67207061 7273653a 20256400 eting parse: %d. │ │ │ │ - 0x001d51a4 636f6e74 656e742f 68616e64 6c657273 content/handlers │ │ │ │ - 0x001d51b4 2f68746d 6c2f626f 785f636f 6e737472 /html/box_constr │ │ │ │ - 0x001d51c4 7563742e 63000000 70726f70 732e696e uct.c...props.in │ │ │ │ - 0x001d51d4 6c696e65 5f636f6e 7461696e 65722021 line_container ! │ │ │ │ - 0x001d51e4 3d204e55 4c4c0000 e280a200 e2978b00 = NULL.......... │ │ │ │ - 0x001d51f4 e296aa00 6374782d 3e6e2021 3d204e55 ....ctx->n != NU │ │ │ │ - 0x001d5204 4c4c0000 70726f70 732e636f 6e746169 LL..props.contai │ │ │ │ - 0x001d5214 6e696e67 5f626c6f 636b2021 3d204e55 ning_block != NU │ │ │ │ - 0x001d5224 4c4c2026 26202242 6f78206d 75737420 LL && "Box must │ │ │ │ - 0x001d5234 68617665 20636f6e 7461696e 696e6720 have containing │ │ │ │ - 0x001d5244 626c6f63 6b2e2200 70726f70 732e636f block.".props.co │ │ │ │ - 0x001d5254 6e746169 6e696e67 5f626c6f 636b2021 ntaining_block ! │ │ │ │ - 0x001d5264 3d204e55 4c4c0000 70726f70 732e696e = NULL..props.in │ │ │ │ - 0x001d5274 6c696e65 5f636f6e 7461696e 65722d3e line_container-> │ │ │ │ - 0x001d5284 6c617374 20213d20 4e554c4c 00000000 last != NULL.... │ │ │ │ - 0x001d5294 77686974 655f7370 61636520 3d3d2043 white_space == C │ │ │ │ - 0x001d52a4 53535f57 48495445 5f535041 43455f50 SS_WHITE_SPACE_P │ │ │ │ - 0x001d52b4 5245207c 7c207768 6974655f 73706163 RE || white_spac │ │ │ │ - 0x001d52c4 65203d3d 20435353 5f574849 54455f53 e == CSS_WHITE_S │ │ │ │ - 0x001d52d4 50414345 5f505245 5f4c494e 45207c7c PACE_PRE_LINE || │ │ │ │ - 0x001d52e4 20776869 74655f73 70616365 203d3d20 white_space == │ │ │ │ - 0x001d52f4 4353535f 57484954 455f5350 4143455f CSS_WHITE_SPACE_ │ │ │ │ - 0x001d5304 5052455f 57524150 00000000 6374782d PRE_WRAP....ctx- │ │ │ │ - 0x001d5314 3e6e203d 3d204e55 4c4c0000 626f785f >n == NULL..box_ │ │ │ │ - 0x001d5324 636f6e76 65727369 6f6e5f63 6f6e7465 conversion_conte │ │ │ │ - 0x001d5334 78742021 3d204e55 4c4c0000 6a617661 xt != NULL..java │ │ │ │ - 0x001d5344 73637269 70743a00 636f6e74 656e742f script:.content/ │ │ │ │ - 0x001d5354 68616e64 6c657273 2f68746d 6c2f626f handlers/html/bo │ │ │ │ - 0x001d5364 785f696e 73706563 742e6300 626f782d x_inspect.c.box- │ │ │ │ - 0x001d5374 3e666c6f 61745f63 6f6e7461 696e6572 >float_container │ │ │ │ - 0x001d5384 00000000 25702000 78256920 79256920 ....%p .x%i y%i │ │ │ │ - 0x001d5394 77256920 68256920 00000000 20200000 w%i h%i .... .. │ │ │ │ - 0x001d53a4 6d696e25 69206d61 78256920 00000000 min%i max%i .... │ │ │ │ - 0x001d53b4 64657363 28256920 25692025 69202569 desc(%i %i %i %i │ │ │ │ - 0x001d53c4 29200000 6d282569 20256920 25692025 ) ..m(%i %i %i % │ │ │ │ - 0x001d53d4 69292000 424c4f43 4b200000 494e4c49 i) .BLOCK ..INLI │ │ │ │ - 0x001d53e4 4e455f43 4f4e5441 494e4552 20000000 NE_CONTAINER ... │ │ │ │ - 0x001d53f4 494e4c49 4e452000 494e4c49 4e455f45 INLINE .INLINE_E │ │ │ │ - 0x001d5404 4e442000 494e4c49 4e455f42 4c4f434b ND .INLINE_BLOCK │ │ │ │ - 0x001d5414 20000000 5441424c 45205b63 6f6c756d ...TABLE [colum │ │ │ │ - 0x001d5424 6e732025 695d2000 5441424c 455f524f ns %i] .TABLE_RO │ │ │ │ - 0x001d5434 57200000 5441424c 455f4345 4c4c205b W ..TABLE_CELL [ │ │ │ │ - 0x001d5444 636f6c75 6d6e7320 25692c20 73746172 columns %i, star │ │ │ │ - 0x001d5454 74202569 2c20726f 77732025 695d2000 t %i, rows %i] . │ │ │ │ - 0x001d5464 5441424c 455f524f 575f4752 4f555020 TABLE_ROW_GROUP │ │ │ │ - 0x001d5474 00000000 464c4f41 545f4c45 46542000 ....FLOAT_LEFT . │ │ │ │ - 0x001d5484 464c4f41 545f5249 47485420 00000000 FLOAT_RIGHT .... │ │ │ │ - 0x001d5494 42522000 54455854 20000000 464c4558 BR .TEXT ...FLEX │ │ │ │ - 0x001d54a4 20000000 494e4c49 4e455f46 4c455820 ...INLINE_FLEX │ │ │ │ - 0x001d54b4 00000000 556e6b6e 6f776e20 626f7820 ....Unknown box │ │ │ │ - 0x001d54c4 74797065 20000000 256c6920 27252e2a type ...%li '%.* │ │ │ │ - 0x001d54d4 73272000 73706163 65200000 286f626a s' .space ..(obj │ │ │ │ - 0x001d54e4 65637420 27257327 29200000 28696672 ect '%s') ..(ifr │ │ │ │ - 0x001d54f4 616d6529 20000000 28676164 67657429 ame) ...(gadget) │ │ │ │ - 0x001d5504 20000000 202d3e20 27257327 00000000 ... -> '%s'.... │ │ │ │ - 0x001d5514 207c2573 7c000000 205b2573 5d000000 |%s|... [%s]... │ │ │ │ - 0x001d5524 2049443a 25730000 20696e6c 696e655f ID:%s.. inline_ │ │ │ │ - 0x001d5534 656e6420 25700000 20666c6f 61745f63 end %p.. float_c │ │ │ │ - 0x001d5544 68696c64 72656e20 25700000 206e6578 hildren %p.. nex │ │ │ │ - 0x001d5554 745f666c 6f617420 25700000 20666c6f t_float %p.. flo │ │ │ │ - 0x001d5564 61745f63 6f6e7461 696e6572 20257000 at_container %p. │ │ │ │ - 0x001d5574 2028636f 6c756d6e 73000000 6e6f726d (columns...norm │ │ │ │ - 0x001d5584 616c0000 706f7369 74696f6e 65640000 al..positioned.. │ │ │ │ - 0x001d5594 20282573 20257320 25692025 69202569 (%s %s %i %i %i │ │ │ │ - 0x001d55a4 29000000 203c2573 3e000000 6c697374 )... <%s>...list │ │ │ │ - 0x001d55b4 5f6d6172 6b65723a 0a000000 7761726e _marker:....warn │ │ │ │ - 0x001d55c4 696e673a 20626f78 2d3e6c61 73742025 ing: box->last % │ │ │ │ - 0x001d55d4 70202873 686f756c 64206265 20257029 p (should be %p) │ │ │ │ - 0x001d55e4 2028626f 78202570 290a0000 7761726e (box %p)...warn │ │ │ │ - 0x001d55f4 696e673a 20626f78 2d3e7061 72656e74 ing: box->parent │ │ │ │ - 0x001d5604 20257020 2873686f 756c6420 62652025 %p (should be % │ │ │ │ - 0x001d5614 70292028 626f7820 6f6e206e 65787420 p) (box on next │ │ │ │ - 0x001d5624 6c696e65 290a0000 7761726e 696e673a line)...warning: │ │ │ │ - 0x001d5634 20626f78 2d3e7072 65762025 70202873 box->prev %p (s │ │ │ │ - 0x001d5644 686f756c 64206265 20257029 2028626f hould be %p) (bo │ │ │ │ - 0x001d5654 78206f6e 206e6578 74206c69 6e65290a x on next line). │ │ │ │ - 0x001d5664 00000000 554e4b4e 4f574e00 46495845 ....UNKNOWN.FIXE │ │ │ │ - 0x001d5674 44000000 50455243 454e5400 73747275 D...PERCENT.stru │ │ │ │ - 0x001d5684 63742062 6f780000 636f6e74 656e742f ct box..content/ │ │ │ │ - 0x001d5694 68616e64 6c657273 2f68746d 6c2f626f handlers/html/bo │ │ │ │ - 0x001d56a4 785f6d61 6e697075 6c617465 2e630000 x_manipulate.c.. │ │ │ │ - 0x001d56b4 636f6e74 656e742f 68616e64 6c657273 content/handlers │ │ │ │ - 0x001d56c4 2f68746d 6c2f626f 785f6e6f 726d616c /html/box_normal │ │ │ │ - 0x001d56d4 6973652e 63000000 626c6f63 6b20213d ise.c...block != │ │ │ │ - 0x001d56e4 204e554c 4c000000 726f6f74 20213d20 NULL...root != │ │ │ │ - 0x001d56f4 4e554c4c 00000000 626c6f63 6b2d3e74 NULL....block->t │ │ │ │ - 0x001d5704 79706520 3d3d2042 4f585f42 4c4f434b ype == BOX_BLOCK │ │ │ │ - 0x001d5714 207c7c20 626c6f63 6b2d3e74 79706520 || block->type │ │ │ │ - 0x001d5724 3d3d2042 4f585f49 4e4c494e 455f424c == BOX_INLINE_BL │ │ │ │ - 0x001d5734 4f434b20 7c7c2062 6c6f636b 2d3e7479 OCK || block->ty │ │ │ │ - 0x001d5744 7065203d 3d20424f 585f5441 424c455f pe == BOX_TABLE_ │ │ │ │ - 0x001d5754 43454c4c 00000000 6368696c 642d3e63 CELL....child->c │ │ │ │ - 0x001d5764 68696c64 72656e20 213d204e 554c4c00 hildren != NULL. │ │ │ │ - 0x001d5774 626c6f63 6b2d3e73 74796c65 20213d20 block->style != │ │ │ │ - 0x001d5784 4e554c4c 00000000 726f7720 213d204e NULL....row != N │ │ │ │ - 0x001d5794 554c4c00 726f772d 3e747970 65203d3d ULL.row->type == │ │ │ │ - 0x001d57a4 20424f58 5f544142 4c455f52 4f570000 BOX_TABLE_ROW.. │ │ │ │ - 0x001d57b4 726f772d 3e737479 6c652021 3d204e55 row->style != NU │ │ │ │ - 0x001d57c4 4c4c0000 63656c6c 2d3e6c61 73742021 LL..cell->last ! │ │ │ │ - 0x001d57d4 3d204e55 4c4c0000 726f775f 67726f75 = NULL..row_grou │ │ │ │ - 0x001d57e4 7020213d 20300000 726f775f 67726f75 p != 0..row_grou │ │ │ │ - 0x001d57f4 702d3e74 79706520 3d3d2042 4f585f54 p->type == BOX_T │ │ │ │ - 0x001d5804 41424c45 5f524f57 5f47524f 55500000 ABLE_ROW_GROUP.. │ │ │ │ - 0x001d5814 726f775f 67726f75 702d3e73 74796c65 row_group->style │ │ │ │ - 0x001d5824 20213d20 4e554c4c 00000000 726f772d != NULL....row- │ │ │ │ - 0x001d5834 3e6c6173 7420213d 204e554c 4c000000 >last != NULL... │ │ │ │ - 0x001d5844 7461626c 6520213d 204e554c 4c000000 table != NULL... │ │ │ │ - 0x001d5854 7461626c 652d3e74 79706520 3d3d2042 table->type == B │ │ │ │ - 0x001d5864 4f585f54 41424c45 00000000 7461626c OX_TABLE....tabl │ │ │ │ - 0x001d5874 652d3e73 74796c65 20213d20 4e554c4c e->style != NULL │ │ │ │ - 0x001d5884 00000000 726f775f 67726f75 702d3e6c ....row_group->l │ │ │ │ - 0x001d5894 61737420 213d204e 554c4c00 25690a00 ast != NULL.%i.. │ │ │ │ - 0x001d58a4 7461626c 655f726f 772d3e73 74796c65 table_row->style │ │ │ │ - 0x001d58b4 20213d20 4e554c4c 00000000 726f7773 != NULL....rows │ │ │ │ - 0x001d58c4 5f6c6566 74203e20 30000000 666c6578 _left > 0...flex │ │ │ │ - 0x001d58d4 5f636f6e 7461696e 65722021 3d204e55 _container != NU │ │ │ │ - 0x001d58e4 4c4c0000 666c6578 5f636f6e 7461696e LL..flex_contain │ │ │ │ - 0x001d58f4 65722d3e 74797065 203d3d20 424f585f er->type == BOX_ │ │ │ │ - 0x001d5904 464c4558 207c7c20 666c6578 5f636f6e FLEX || flex_con │ │ │ │ - 0x001d5914 7461696e 65722d3e 74797065 203d3d20 tainer->type == │ │ │ │ - 0x001d5924 424f585f 494e4c49 4e455f46 4c455800 BOX_INLINE_FLEX. │ │ │ │ - 0x001d5934 666c6578 5f636f6e 7461696e 65722d3e flex_container-> │ │ │ │ - 0x001d5944 7374796c 6520213d 204e554c 4c000000 style != NULL... │ │ │ │ - 0x001d5954 73747275 63742063 6f6e7465 6e745f68 struct content_h │ │ │ │ - 0x001d5964 746d6c5f 6672616d 65730000 5f746f70 tml_frames.._top │ │ │ │ - 0x001d5974 00000000 5f706172 656e7400 5f73656c ...._parent._sel │ │ │ │ - 0x001d5984 66000000 73747275 6374206f 626a6563 f...struct objec │ │ │ │ - 0x001d5994 745f7061 72616d73 00000000 73747275 t_params....stru │ │ │ │ - 0x001d59a4 6374206f 626a6563 745f7061 72616d00 ct object_param. │ │ │ │ - 0x001d59b4 4572726f 723a206d 756c7469 706c6520 Error: multiple │ │ │ │ - 0x001d59c4 6672616d 65736574 7320696e 20646f63 framesets in doc │ │ │ │ - 0x001d59d4 756d656e 742e0000 73747275 63742063 ument...struct c │ │ │ │ - 0x001d59e4 6f6e7465 6e745f68 746d6c5f 69667261 ontent_html_ifra │ │ │ │ - 0x001d59f4 6d650000 636f6e74 656e742f 68616e64 me..content/hand │ │ │ │ - 0x001d5a04 6c657273 2f68746d 6c2f626f 785f7370 lers/html/box_sp │ │ │ │ - 0x001d5a14 65636961 6c2e6300 626f782d 3e737479 ecial.c.box->sty │ │ │ │ - 0x001d5a24 6c650000 7573656d 61700000 466f726d le..usemap..Form │ │ │ │ - 0x001d5a34 5f537562 6d697400 466f726d 5f526573 _Submit.Form_Res │ │ │ │ - 0x001d5a44 65740000 636f6465 74797065 00000000 et..codetype.... │ │ │ │ - 0x001d5a54 76616c75 65747970 65000000 466f726d valuetype...Form │ │ │ │ - 0x001d5a64 5f4e6f6e 65000000 466f726d 5f4d616e _None...Form_Man │ │ │ │ - 0x001d5a74 79000000 44726167 20747970 65202564 y...Drag type %d │ │ │ │ - 0x001d5a84 206e6f74 2068616e 646c6564 2e000000 not handled.... │ │ │ │ - 0x001d5a94 636f6e74 656e742f 68616e64 6c657273 content/handlers │ │ │ │ - 0x001d5aa4 2f68746d 6c2f626f 785f7465 78746172 /html/box_textar │ │ │ │ - 0x001d5ab4 65612e63 00000000 74612021 3d204e55 ea.c....ta != NU │ │ │ │ - 0x001d5ac4 4c4c0000 67616467 65742021 3d204e55 LL..gadget != NU │ │ │ │ - 0x001d5ad4 4c4c0000 67616467 65742d3e 74797065 LL..gadget->type │ │ │ │ - 0x001d5ae4 203d3d20 47414447 45545f54 45585441 == GADGET_TEXTA │ │ │ │ - 0x001d5af4 52454120 7c7c2067 61646765 742d3e74 REA || gadget->t │ │ │ │ - 0x001d5b04 79706520 3d3d2047 41444745 545f5445 ype == GADGET_TE │ │ │ │ - 0x001d5b14 5854424f 58207c7c 20676164 6765742d XTBOX || gadget- │ │ │ │ - 0x001d5b24 3e747970 65203d3d 20474144 4745545f >type == GADGET_ │ │ │ │ - 0x001d5b34 50415353 574f5244 00000000 636f6e74 PASSWORD....cont │ │ │ │ - 0x001d5b44 656e742f 68616e64 6c657273 2f68746d ent/handlers/htm │ │ │ │ - 0x001d5b54 6c2f6373 732e6300 6920213d 20706172 l/css.c.i != par │ │ │ │ - 0x001d5b64 656e742d 3e737479 6c657368 6565745f ent->stylesheet_ │ │ │ │ - 0x001d5b74 636f756e 74000000 646f6e65 20737479 count...done sty │ │ │ │ - 0x001d5b84 6c657368 65657420 736c6f74 20256420 lesheet slot %d │ │ │ │ - 0x001d5b94 27257327 00000000 25642066 65746368 '%s'....%d fetch │ │ │ │ - 0x001d5ba4 65732061 63746976 65000000 7374796c es active...styl │ │ │ │ - 0x001d5bb4 65736865 65742025 73206661 696c6564 esheet %s failed │ │ │ │ - 0x001d5bc4 3a202573 00000000 4e6f2074 65787420 : %s....No text │ │ │ │ - 0x001d5bd4 636f6e74 656e7400 782d6e73 2d637373 content.x-ns-css │ │ │ │ - 0x001d5be4 3a257500 4661696c 65642074 6f207570 :%u.Failed to up │ │ │ │ - 0x001d5bf4 64617465 20736865 65740000 55706461 date sheet..Upda │ │ │ │ - 0x001d5c04 74696e67 20736865 65742025 70207769 ting sheet %p wi │ │ │ │ - 0x001d5c14 74682025 70000000 73637265 656e0000 th %p...screen.. │ │ │ │ - 0x001d5c24 436f756c 64206e6f 74206669 6e64206f Could not find o │ │ │ │ - 0x001d5c34 72206372 65617465 20696e6c 696e6520 r create inline │ │ │ │ - 0x001d5c44 7374796c 65736865 65742066 6f722025 stylesheet for % │ │ │ │ - 0x001d5c54 70000000 7374796c 65736865 65740000 p...stylesheet.. │ │ │ │ - 0x001d5c64 616c7465 726e6174 65000000 6c696e6b alternate...link │ │ │ │ - 0x001d5c74 65642073 74796c65 73686565 74202569 ed stylesheet %i │ │ │ │ - 0x001d5c84 20272573 27000000 632d3e73 74796c65 '%s'...c->style │ │ │ │ - 0x001d5c94 73686565 74732021 3d204e55 4c4c0000 sheets != NULL.. │ │ │ │ - 0x001d5ca4 7265736f 75726365 3a646566 61756c74 resource:default │ │ │ │ - 0x001d5cb4 2e637373 00000000 7265736f 75726365 .css....resource │ │ │ │ - 0x001d5cc4 3a616462 6c6f636b 2e637373 00000000 :adblock.css.... │ │ │ │ - 0x001d5cd4 7265736f 75726365 3a717569 726b732e resource:quirks. │ │ │ │ - 0x001d5ce4 63737300 7265736f 75726365 3a757365 css.resource:use │ │ │ │ - 0x001d5cf4 722e6373 73000000 582d4e53 2d426173 r.css...X-NS-Bas │ │ │ │ - 0x001d5d04 653a2025 2e2a7300 50726f63 65737369 e: %.*s.Processi │ │ │ │ - 0x001d5d14 6e67206f 66202573 20666169 6c656421 ng of %s failed! │ │ │ │ - 0x001d5d24 00000000 636f6e74 656e742f 68616e64 ....content/hand │ │ │ │ - 0x001d5d34 6c657273 2f68746d 6c2f6373 735f6665 lers/html/css_fe │ │ │ │ - 0x001d5d44 74636865 722e6300 68746d6c 5f637373 tcher.c.html_css │ │ │ │ - 0x001d5d54 5f666574 63686572 5f66696e 616c6973 _fetcher_finalis │ │ │ │ - 0x001d5d64 65206361 6c6c6564 20666f72 20257300 e called for %s. │ │ │ │ - 0x001d5d74 68746d6c 5f637373 5f666574 63686572 html_css_fetcher │ │ │ │ - 0x001d5d84 5f696e69 7469616c 69736520 63616c6c _initialise call │ │ │ │ - 0x001d5d94 65642066 6f722025 73000000 456e636f ed for %s...Enco │ │ │ │ - 0x001d5da4 756e7465 72656420 61207363 72697074 untered a script │ │ │ │ - 0x001d5db4 2c206275 74207363 72697074 696e6720 , but scripting │ │ │ │ - 0x001d5dc4 6973206f 66662c20 69676e6f 72696e67 is off, ignoring │ │ │ │ - 0x001d5dd4 00000000 636f6e74 656e742f 68616e64 ....content/hand │ │ │ │ - 0x001d5de4 6c657273 2f68746d 6c2f646f 6d5f6576 lers/html/dom_ev │ │ │ │ - 0x001d5df4 656e742e 63000000 6a617661 73637269 ent.c...javascri │ │ │ │ - 0x001d5e04 70742063 6f6e7465 78743a20 25702028 pt context: %p ( │ │ │ │ - 0x001d5e14 68746d6c 633a2025 70290000 636f6e74 htmlc: %p)..cont │ │ │ │ - 0x001d5e24 656e742f 68616e64 6c657273 2f68746d ent/handlers/htm │ │ │ │ - 0x001d5e34 6c2f666f 726d2e63 00000000 636f6e74 l/form.c....cont │ │ │ │ - 0x001d5e44 726f6c20 213d204e 554c4c00 68746d6c rol != NULL.html │ │ │ │ - 0x001d5e54 20213d20 4e554c4c 00000000 25732f2f != NULL....%s// │ │ │ │ - 0x001d5e64 5452414e 534c4954 00000000 49534f2d TRANSLIT....ISO- │ │ │ │ - 0x001d5e74 38383539 2d312f2f 5452414e 534c4954 8859-1//TRANSLIT │ │ │ │ - 0x001d5e84 00000000 6661696c 65642061 6c6c6f63 ....failed alloc │ │ │ │ - 0x001d5e94 6174696f 6e20666f 72206665 74636820 ation for fetch │ │ │ │ - 0x001d5ea4 64617461 00000000 436f756c 64206e6f data....Could no │ │ │ │ - 0x001d5eb4 7420656e 636f6465 206e616d 6520666f t encode name fo │ │ │ │ - 0x001d5ec4 72206665 74636820 64617461 00000000 r fetch data.... │ │ │ │ - 0x001d5ed4 436f756c 64206e6f 7420656e 636f6465 Could not encode │ │ │ │ - 0x001d5ee4 2076616c 75652066 6f722066 65746368 value for fetch │ │ │ │ - 0x001d5ef4 20646174 61000000 436f756c 64206e6f data...Could no │ │ │ │ - 0x001d5f04 7420656e 636f6465 20726177 66696c65 t encode rawfile │ │ │ │ - 0x001d5f14 2076616c 75652066 6f722066 65746368 value for fetch │ │ │ │ - 0x001d5f24 20646174 61000000 6b65796e 616d6520 data...keyname │ │ │ │ - 0x001d5f34 616c6c6f 63617469 6f6e2066 61696c75 allocation failu │ │ │ │ - 0x001d5f44 72652066 6f722025 73257300 76616c75 re for %s%s.valu │ │ │ │ - 0x001d5f54 6520616c 6c6f6361 74696f6e 20666169 e allocation fai │ │ │ │ - 0x001d5f64 6c757265 00000000 25733d25 73260000 lure....%s=%s&.. │ │ │ │ - 0x001d5f74 666f726d 2d3e6c61 73745f63 6f6e7472 form->last_contr │ │ │ │ - 0x001d5f84 6f6c0000 436f6e74 726f6c3a 2570206e ol..Control:%p n │ │ │ │ - 0x001d5f94 616d653a 25702076 616c7565 3a257020 ame:%p value:%p │ │ │ │ - 0x001d5fa4 696e6974 69616c3a 25700000 73656c65 initial:%p..sele │ │ │ │ - 0x001d5fb4 6374206f 7074696f 6e3a2570 20746578 ct option:%p tex │ │ │ │ - 0x001d5fc4 743a2570 2076616c 75653a25 70000000 t:%p value:%p... │ │ │ │ - 0x001d5fd4 636f6e74 726f6c2d 3e747970 65203d3d control->type == │ │ │ │ - 0x001d5fe4 20474144 4745545f 53454c45 43540000 GADGET_SELECT.. │ │ │ │ - 0x001d5ff4 53656c65 63744d43 6c69636b 00000000 SelectMClick.... │ │ │ │ - 0x001d6004 53656c65 6374436c 69636b00 53656c65 SelectClick.Sele │ │ │ │ - 0x001d6014 6374436c 6f736500 72616469 6f000000 ctClose.radio... │ │ │ │ - 0x001d6024 666f726d 20213d20 4e554c4c 00000000 form != NULL.... │ │ │ │ - 0x001d6034 6661696c 65642074 6f206669 6e642063 failed to find c │ │ │ │ - 0x001d6044 68617273 65740000 436f756c 64206e6f harset..Could no │ │ │ │ - 0x001d6054 74206765 7420666f 726d2065 6c656d65 t get form eleme │ │ │ │ - 0x001d6064 6e747300 436f756c 64206e6f 74206765 nts.Could not ge │ │ │ │ - 0x001d6074 7420666f 726d2065 6c656d65 6e742063 t form element c │ │ │ │ - 0x001d6084 6f756e74 00000000 72657472 69657669 ount....retrievi │ │ │ │ - 0x001d6094 6e672066 6f726d20 656c656d 656e7420 ng form element │ │ │ │ - 0x001d60a4 25752066 61696c65 64207769 74682025 %u failed with % │ │ │ │ - 0x001d60b4 64000000 67657474 696e6720 656c656d d...getting elem │ │ │ │ - 0x001d60c4 656e7420 6e6f6465 206e616d 65202575 ent node name %u │ │ │ │ - 0x001d60d4 20666169 6c656420 77697468 20256400 failed with %d. │ │ │ │ - 0x001d60e4 436f756c 64206e6f 74206765 74207465 Could not get te │ │ │ │ - 0x001d60f4 78742061 72656120 64697361 626c6564 xt area disabled │ │ │ │ - 0x001d6104 2070726f 70657274 792e2065 78702025 property. exp % │ │ │ │ - 0x001d6114 64000000 436f756c 64206e6f 74206765 d...Could not ge │ │ │ │ - 0x001d6124 74207465 78742061 72656120 6e616d65 t text area name │ │ │ │ - 0x001d6134 2070726f 70657274 792e2065 78702025 property. exp % │ │ │ │ - 0x001d6144 64000000 436f756c 64206e6f 74206765 d...Could not ge │ │ │ │ - 0x001d6154 74207465 78742061 72656120 636f6e74 t text area cont │ │ │ │ - 0x001d6164 656e742e 20657870 20256400 436f756c ent. exp %d.Coul │ │ │ │ - 0x001d6174 64206e6f 74206765 74207365 6c656374 d not get select │ │ │ │ - 0x001d6184 20646973 61626c65 64207072 6f706572 disabled proper │ │ │ │ - 0x001d6194 74792e20 65787020 25640000 436f756c ty. exp %d..Coul │ │ │ │ - 0x001d61a4 64206e6f 74206765 74207365 6c656374 d not get select │ │ │ │ - 0x001d61b4 206e616d 65207072 6f706572 74792e20 name property. │ │ │ │ - 0x001d61c4 65787020 25640000 436f756c 64206e6f exp %d..Could no │ │ │ │ - 0x001d61d4 74206765 74207365 6c656374 206f7074 t get select opt │ │ │ │ - 0x001d61e4 696f6e73 20636f6c 6c656374 696f6e00 ions collection. │ │ │ │ - 0x001d61f4 436f756c 64206e6f 74206765 74207365 Could not get se │ │ │ │ - 0x001d6204 6c656374 206f7074 696f6e73 20636f6c lect options col │ │ │ │ - 0x001d6214 6c656374 696f6e20 6c656e67 74680000 lection length.. │ │ │ │ - 0x001d6224 436f756c 64206e6f 74206765 74206f70 Could not get op │ │ │ │ - 0x001d6234 74696f6e 73206974 656d2025 64000000 tions item %d... │ │ │ │ - 0x001d6244 436f756c 64206e6f 74206765 74206f70 Could not get op │ │ │ │ - 0x001d6254 74696f6e 2073656c 65637465 64207072 tion selected pr │ │ │ │ - 0x001d6264 6f706572 74790000 436f756c 64206e6f operty..Could no │ │ │ │ - 0x001d6274 74206765 74206f70 74696f6e 2076616c t get option val │ │ │ │ - 0x001d6284 75650000 436f756c 64206e6f 74206765 ue..Could not ge │ │ │ │ - 0x001d6294 7420696e 70757420 64697361 626c6564 t input disabled │ │ │ │ - 0x001d62a4 2070726f 70657274 792e2065 78702025 property. exp % │ │ │ │ - 0x001d62b4 64000000 436f756c 64206e6f 74206765 d...Could not ge │ │ │ │ - 0x001d62c4 7420696e 70757420 6e616d65 2070726f t input name pro │ │ │ │ - 0x001d62d4 70657274 792e2065 78702025 64000000 perty. exp %d... │ │ │ │ - 0x001d62e4 436f756c 64206e6f 74206765 7420696e Could not get in │ │ │ │ - 0x001d62f4 70757420 656c656d 656e7420 74797065 put element type │ │ │ │ - 0x001d6304 00000000 436f756c 64206e6f 74206765 ....Could not ge │ │ │ │ - 0x001d6314 74207375 626d6974 20627574 746f6e20 t submit button │ │ │ │ - 0x001d6324 76616c75 65000000 436f756c 64206e6f value...Could no │ │ │ │ - 0x001d6334 74206765 7420696d 61676520 58592064 t get image XY d │ │ │ │ - 0x001d6344 61746100 4e6f2058 59206461 7461206f ata.No XY data o │ │ │ │ - 0x001d6354 6e207468 6520696d 61676520 696e7075 n the image inpu │ │ │ │ - 0x001d6364 74000000 436f756c 64206e6f 7420656e t...Could not en │ │ │ │ - 0x001d6374 636f6465 20626173 656e616d 65000000 code basename... │ │ │ │ - 0x001d6384 2e780000 2e790000 436f756c 64206e6f .x...y..Could no │ │ │ │ - 0x001d6394 74206765 7420696e 70757420 656c656d t get input elem │ │ │ │ - 0x001d63a4 656e7420 63686563 6b656400 436f756c ent checked.Coul │ │ │ │ - 0x001d63b4 64206e6f 74206765 7420696e 70757420 d not get input │ │ │ │ - 0x001d63c4 656c656d 656e7420 76616c75 65000000 element value... │ │ │ │ - 0x001d63d4 436f756c 64206e6f 74206765 74206669 Could not get fi │ │ │ │ - 0x001d63e4 6c652076 616c7565 00000000 436f756c le value....Coul │ │ │ │ - 0x001d63f4 64206e6f 74206765 74206669 6c652072 d not get file r │ │ │ │ - 0x001d6404 61776e61 6d650000 536b6970 70696e67 awname..Skipping │ │ │ │ - 0x001d6414 20524553 45542061 6e642042 5554544f RESET and BUTTO │ │ │ │ - 0x001d6424 4e000000 436f756c 64206e6f 74206765 N...Could not ge │ │ │ │ - 0x001d6434 7420696e 70757420 76616c75 65000000 t input value... │ │ │ │ - 0x001d6444 556e6162 6c652074 6f206765 74206469 Unable to get di │ │ │ │ - 0x001d6454 7361626c 65642070 726f7065 7274792e sabled property. │ │ │ │ - 0x001d6464 20657870 20256400 436f756c 64206e6f exp %d.Could no │ │ │ │ - 0x001d6474 74206765 74206275 74746f6e 20656c65 t get button ele │ │ │ │ - 0x001d6484 6d656e74 20747970 65000000 436f756c ment type...Coul │ │ │ │ - 0x001d6494 64206e6f 74206765 74206275 74746f6e d not get button │ │ │ │ - 0x001d64a4 206e616d 65207072 6f706572 74792e20 name property. │ │ │ │ - 0x001d64b4 65787020 25640000 556e6861 6e646c65 exp %d..Unhandle │ │ │ │ - 0x001d64c4 6420656c 656d656e 74207479 70653a20 d element type: │ │ │ │ - 0x001d64d4 252a7300 666f6f00 636f6e74 656e742f %*s.foo.content/ │ │ │ │ - 0x001d64e4 68616e64 6c657273 2f68746d 6c2f6874 handlers/html/ht │ │ │ │ - 0x001d64f4 6d6c2e63 00000000 30202626 20226874 ml.c....0 && "ht │ │ │ │ - 0x001d6504 6d6c5f63 6c6f6e65 2073686f 756c6420 ml_clone should │ │ │ │ - 0x001d6514 6e657665 72206265 2063616c 6c656422 never be called" │ │ │ │ - 0x001d6524 00000000 68746d6c 2d3e7365 6c656374 ....html->select │ │ │ │ - 0x001d6534 696f6e5f 6f776e65 722e6e6f 6e65203d ion_owner.none = │ │ │ │ - 0x001d6544 3d206661 6c736500 68746d6c 2d3e7365 = false.html->se │ │ │ │ - 0x001d6554 6c656374 696f6e5f 6f776e65 722e6e6f lection_owner.no │ │ │ │ - 0x001d6564 6e65203d 3d207472 75650000 556e6578 ne == true..Unex │ │ │ │ - 0x001d6574 70656374 65642073 74617475 73202564 pected status %d │ │ │ │ - 0x001d6584 20282570 29000000 6461726b 00000000 (%p)...dark.... │ │ │ │ - 0x001d6594 2a000000 63686172 73657420 213d204e *...charset != N │ │ │ │ - 0x001d65a4 554c4c00 556e6162 6c652074 6f207365 ULL.Unable to se │ │ │ │ - 0x001d65b4 74207573 65722064 6174612e 00000000 t user data..... │ │ │ │ - 0x001d65c4 436c6f6e 65640000 52656e61 6d656400 Cloned..Renamed. │ │ │ │ - 0x001d65d4 696d706f 72746564 00000000 41646f70 imported....Adop │ │ │ │ - 0x001d65e4 74656400 68746d6c 632d3e6c 61796f75 ted.htmlc->layou │ │ │ │ - 0x001d65f4 7420213d 204e554c 4c000000 4e6f2064 t != NULL...No d │ │ │ │ - 0x001d6604 6f63756d 656e7420 746f2064 756d7000 ocument to dump. │ │ │ │ - 0x001d6614 556e6162 6c652074 6f206f62 7461696e Unable to obtain │ │ │ │ - 0x001d6624 20726f6f 74206e6f 64650000 444f4d20 root node..DOM │ │ │ │ - 0x001d6634 73747275 63747572 65206475 6d702072 structure dump r │ │ │ │ - 0x001d6644 65747572 6e696e67 20256400 636f6e74 eturning %d.cont │ │ │ │ - 0x001d6654 656e7420 25700000 5741524e 494e472c ent %p..WARNING, │ │ │ │ - 0x001d6664 20556e61 626c6520 746f2063 616e6365 Unable to cance │ │ │ │ - 0x001d6674 6c20636f 6e766572 73696f6e 20636f6e l conversion con │ │ │ │ - 0x001d6684 74657874 2c206272 6f777365 72206d61 text, browser ma │ │ │ │ - 0x001d6694 79206372 61736800 57696e64 6f77732d y crash.Windows- │ │ │ │ - 0x001d66a4 31323532 00000000 44697370 61746368 1252....Dispatch │ │ │ │ - 0x001d66b4 696e6720 27252a73 27206167 61696e73 ing '%*s' agains │ │ │ │ - 0x001d66c4 74202570 00000000 436f6e74 656e7420 t %p....Content │ │ │ │ - 0x001d66d4 73746174 75732075 6e657870 65637465 status unexpecte │ │ │ │ - 0x001d66e4 646c7920 6e6f7420 4c4f4144 494e472f dly not LOADING/ │ │ │ │ - 0x001d66f4 52454144 592f444f 4e450000 444f4d20 READY/DONE..DOM │ │ │ │ - 0x001d6704 746f2062 6f782063 6f6e7665 7273696f to box conversio │ │ │ │ - 0x001d6714 6e20636f 6d706c65 74652028 636f6e74 n complete (cont │ │ │ │ - 0x001d6724 656e7420 25702900 6572726f 72207265 ent %p).error re │ │ │ │ - 0x001d6734 74726965 76696e67 2068746d 6c20656c trieving html el │ │ │ │ - 0x001d6744 656d656e 74206672 6f6d2064 6f6d0000 ement from dom.. │ │ │ │ - 0x001d6754 696d6167 656d6170 20657874 72616374 imagemap extract │ │ │ │ - 0x001d6764 696f6e20 6661696c 65640000 49676e6f ion failed..Igno │ │ │ │ - 0x001d6774 72696e67 20737479 6c652063 68616e67 ring style chang │ │ │ │ - 0x001d6784 653a204e 53206c61 796f7574 20697320 e: NS layout is │ │ │ │ - 0x001d6794 73746174 69632e00 444f4d20 746f2062 static..DOM to b │ │ │ │ - 0x001d67a4 6f782028 25702900 626f7820 636f6e76 ox (%p).box conv │ │ │ │ - 0x001d67b4 65727369 6f6e2066 61696c65 64000000 ersion failed... │ │ │ │ - 0x001d67c4 436f6d70 6c657469 6e672070 61727365 Completing parse │ │ │ │ - 0x001d67d4 20282570 29000000 436f6d70 6c657469 (%p)...Completi │ │ │ │ - 0x001d67e4 6e672070 61727365 2062726f 75676874 ng parse brought │ │ │ │ - 0x001d67f4 2073796e 6368726f 6e6f7573 204a5320 synchronous JS │ │ │ │ - 0x001d6804 746f206c 69676874 2c206361 6e6e6f74 to light, cannot │ │ │ │ - 0x001d6814 20636f6d 706c6574 65207965 74000000 complete yet... │ │ │ │ - 0x001d6824 50617273 696e6720 6661696c 65640000 Parsing failed.. │ │ │ │ - 0x001d6834 43616e27 74206265 67696e20 636f6e76 Can't begin conv │ │ │ │ - 0x001d6844 65727369 6f6e2028 25702900 436f6e76 ersion (%p).Conv │ │ │ │ - 0x001d6854 65727369 6f6e2061 626f7274 65642028 ersion aborted ( │ │ │ │ - 0x001d6864 25702920 28616374 6976653a 20257529 %p) (active: %u) │ │ │ │ - 0x001d6874 00000000 726f6f74 20656c65 6d656e74 ....root element │ │ │ │ - 0x001d6884 206e6f74 2068746d 6c000000 71756972 not html...quir │ │ │ │ - 0x001d6894 6b732073 65742074 6f202564 00000000 ks set to %d.... │ │ │ │ - 0x001d68a4 25642066 65746368 65732061 63746976 %d fetches activ │ │ │ │ - 0x001d68b4 65202825 70290000 72657420 213d204e e (%p)..ret != N │ │ │ │ - 0x001d68c4 53455252 4f525f42 41445f45 4e434f44 SERROR_BAD_ENCOD │ │ │ │ - 0x001d68d4 494e4700 75746638 20746f20 6c6f6361 ING.utf8 to loca │ │ │ │ - 0x001d68e4 6c20656e 636f6469 6e672063 6f6e7665 l encoding conve │ │ │ │ - 0x001d68f4 7273696f 6e206661 696c6564 00000000 rsion failed.... │ │ │ │ - 0x001d6904 6c6f6361 6c20746f 20757466 3820656e local to utf8 en │ │ │ │ - 0x001d6914 636f6469 6e672066 61696c65 64202825 coding failed (% │ │ │ │ - 0x001d6924 73290000 6170706c 69636174 696f6e2f s)..application/ │ │ │ │ - 0x001d6934 7868746d 6c2b786d 6c000000 74657874 xhtml+xml...text │ │ │ │ - 0x001d6944 2f68746d 6c000000 2c000000 636f6e74 /html...,...cont │ │ │ │ - 0x001d6954 656e742f 68616e64 6c657273 2f68746d ent/handlers/htm │ │ │ │ - 0x001d6964 6c2f696d 6167656d 61702e63 00000000 l/imagemap.c.... │ │ │ │ - 0x001d6974 6c697374 20213d20 4e554c4c 00000000 list != NULL.... │ │ │ │ - 0x001d6984 496d6167 656d6170 3a202573 00000000 Imagemap: %s.... │ │ │ │ - 0x001d6994 09446566 61756c74 3a202573 00000000 .Default: %s.... │ │ │ │ - 0x001d69a4 09526563 74616e67 6c653a20 25733a20 .Rectangle: %s: │ │ │ │ - 0x001d69b4 5b282564 2c256429 2c282564 2c256429 [(%d,%d),(%d,%d) │ │ │ │ - 0x001d69c4 5d000000 09436972 636c653a 2025733a ]....Circle: %s: │ │ │ │ - 0x001d69d4 205b2825 642c2564 292c2564 5d000000 [(%d,%d),%d]... │ │ │ │ - 0x001d69e4 09506f6c 79676f6e 3a202573 3a000000 .Polygon: %s:... │ │ │ │ - 0x001d69f4 2825642c 25642920 00000000 6b657920 (%d,%d) ....key │ │ │ │ - 0x001d6a04 213d204e 554c4c00 78707420 213d204e != NULL.xpt != N │ │ │ │ - 0x001d6a14 554c4c00 79707420 213d204e 554c4c00 ULL.ypt != NULL. │ │ │ │ - 0x001d6a24 636f6e74 656e742f 68616e64 6c657273 content/handlers │ │ │ │ - 0x001d6a34 2f68746d 6c2f696e 74657261 6374696f /html/interactio │ │ │ │ - 0x001d6a44 6e2e6300 64726167 5f6f776e 65722e6e n.c.drag_owner.n │ │ │ │ - 0x001d6a54 6f5f6f77 6e657220 3d3d2074 72756500 o_owner == true. │ │ │ │ - 0x001d6a64 666f6375 735f6f77 6e65722e 73656c66 focus_owner.self │ │ │ │ - 0x001d6a74 203d3d20 74727565 00000000 73656c65 == true....sele │ │ │ │ - 0x001d6a84 6374696f 6e5f6f77 6e65722e 6e6f6e65 ction_owner.none │ │ │ │ - 0x001d6a94 203d3d20 74727565 00000000 73656c65 == true....sele │ │ │ │ - 0x001d6aa4 6374696f 6e5f6f77 6e65722e 6e6f6e65 ction_owner.none │ │ │ │ - 0x001d6ab4 203d3d20 66616c73 65000000 626f782d == false...box- │ │ │ │ - 0x001d6ac4 3e676164 67657420 213d204e 554c4c00 >gadget != NULL. │ │ │ │ - 0x001d6ad4 626f782d 3e676164 6765742d 3e747970 box->gadget->typ │ │ │ │ - 0x001d6ae4 65203d3d 20474144 4745545f 54455854 e == GADGET_TEXT │ │ │ │ - 0x001d6af4 41524541 207c7c20 626f782d 3e676164 AREA || box->gad │ │ │ │ - 0x001d6b04 6765742d 3e747970 65203d3d 20474144 get->type == GAD │ │ │ │ - 0x001d6b14 4745545f 50415353 574f5244 207c7c20 GET_PASSWORD || │ │ │ │ - 0x001d6b24 626f782d 3e676164 6765742d 3e747970 box->gadget->typ │ │ │ │ - 0x001d6b34 65203d3d 20474144 4745545f 54455854 e == GADGET_TEXT │ │ │ │ - 0x001d6b44 424f5800 626f782d 3e6f626a 65637420 BOX.box->object │ │ │ │ - 0x001d6b54 213d204e 554c4c00 6d616e2d 3e6e6f64 != NULL.man->nod │ │ │ │ - 0x001d6b64 6520213d 204e554c 4c000000 466f726d e != NULL...Form │ │ │ │ - 0x001d6b74 53656c65 63740000 466f726d 43686563 Select..FormChec │ │ │ │ - 0x001d6b84 6b626f78 00000000 466f726d 52616469 kbox....FormRadi │ │ │ │ - 0x001d6b94 6f000000 466f726d 5375626d 69740000 o...FormSubmit.. │ │ │ │ - 0x001d6ba4 466f726d 42616453 75626d69 74000000 FormBadSubmit... │ │ │ │ - 0x001d6bb4 466f726d 54657874 61726561 00000000 FormTextarea.... │ │ │ │ - 0x001d6bc4 466f726d 54657874 626f7800 466f726d FormTextbox.Form │ │ │ │ - 0x001d6bd4 52657365 74000000 466f726d 46696c65 Reset...FormFile │ │ │ │ - 0x001d6be4 00000000 466f726d 42757474 6f6e0000 ....FormButton.. │ │ │ │ - 0x001d6bf4 25733a20 25730000 4672616d 65447261 %s: %s..FrameDra │ │ │ │ - 0x001d6c04 67000000 53656c65 6374696e 67000000 g...Selecting... │ │ │ │ - 0x001d6c14 30202626 2022556e 6b6e6f77 6e20636f 0 && "Unknown co │ │ │ │ - 0x001d6c24 6e74656e 74207265 6c617465 64206472 ntent related dr │ │ │ │ - 0x001d6c34 61672074 79706522 00000000 636f6e74 ag type"....cont │ │ │ │ - 0x001d6c44 656e742f 68616e64 6c657273 2f68746d ent/handlers/htm │ │ │ │ - 0x001d6c54 6c2f6c61 796f7574 5f696e74 65726e61 l/layout_interna │ │ │ │ - 0x001d6c64 6c2e6800 636f6e74 656e742f 68616e64 l.h.content/hand │ │ │ │ - 0x001d6c74 6c657273 2f68746d 6c2f6c61 796f7574 lers/html/layout │ │ │ │ - 0x001d6c84 2e630000 636f6e74 61696e65 72000000 .c..container... │ │ │ │ - 0x001d6c94 626f782d 3e706172 656e7420 26262062 box->parent && b │ │ │ │ - 0x001d6ca4 6f782d3e 70617265 6e742d3e 70617265 ox->parent->pare │ │ │ │ - 0x001d6cb4 6e742026 2620626f 782d3e70 6172656e nt && box->paren │ │ │ │ - 0x001d6cc4 742d3e70 6172656e 742d3e70 6172656e t->parent->paren │ │ │ │ - 0x001d6cd4 74000000 626f782d 3e706172 656e742d t...box->parent- │ │ │ │ - 0x001d6ce4 3e706172 656e7400 626c6f63 6b000000 >parent.block... │ │ │ │ - 0x001d6cf4 626c6f63 6b2d3e74 79706520 3d3d2042 block->type == B │ │ │ │ - 0x001d6d04 4f585f42 4c4f434b 207c7c20 626c6f63 OX_BLOCK || bloc │ │ │ │ - 0x001d6d14 6b2d3e74 79706520 3d3d2042 4f585f46 k->type == BOX_F │ │ │ │ - 0x001d6d24 4c455820 7c7c2062 6c6f636b 2d3e7479 LEX || block->ty │ │ │ │ - 0x001d6d34 7065203d 3d20424f 585f494e 4c494e45 pe == BOX_INLINE │ │ │ │ - 0x001d6d44 5f424c4f 434b207c 7c20626c 6f636b2d _BLOCK || block- │ │ │ │ - 0x001d6d54 3e747970 65203d3d 20424f58 5f494e4c >type == BOX_INL │ │ │ │ - 0x001d6d64 494e455f 464c4558 207c7c20 626c6f63 INE_FLEX || bloc │ │ │ │ - 0x001d6d74 6b2d3e74 79706520 3d3d2042 4f585f54 k->type == BOX_T │ │ │ │ - 0x001d6d84 41424c45 207c7c20 626c6f63 6b2d3e74 ABLE || block->t │ │ │ │ - 0x001d6d94 79706520 3d3d2042 4f585f54 41424c45 ype == BOX_TABLE │ │ │ │ - 0x001d6da4 5f43454c 4c000000 626c6f63 6b2d3e6f _CELL...block->o │ │ │ │ - 0x001d6db4 626a6563 74000000 636f6e74 656e742f bject...content/ │ │ │ │ - 0x001d6dc4 68616e64 6c657273 2f68746d 6c2f6c61 handlers/html/la │ │ │ │ - 0x001d6dd4 796f7574 2e633a32 33393700 626f782d yout.c:2397.box- │ │ │ │ - 0x001d6de4 3e747970 65203d3d 20424f58 5f424c4f >type == BOX_BLO │ │ │ │ - 0x001d6df4 434b2026 26202877 68696368 203d3d20 CK && (which == │ │ │ │ - 0x001d6e04 52494748 54207c7c 20776869 6368203d RIGHT || which = │ │ │ │ - 0x001d6e14 3d20424f 54544f4d 29000000 636f6e74 = BOTTOM)...cont │ │ │ │ - 0x001d6e24 61696e69 6e675f62 6c6f636b 2d3e7769 aining_block->wi │ │ │ │ - 0x001d6e34 64746820 213d2055 4e4b4e4f 574e5f57 dth != UNKNOWN_W │ │ │ │ - 0x001d6e44 49445448 00000000 636f6e74 61696e69 IDTH....containi │ │ │ │ - 0x001d6e54 6e675f62 6c6f636b 2d3e7769 64746820 ng_block->width │ │ │ │ - 0x001d6e64 213d2041 55544f00 636f6e74 61696e69 != AUTO.containi │ │ │ │ - 0x001d6e74 6e675f62 6c6f636b 2d3e6865 69676874 ng_block->height │ │ │ │ - 0x001d6e84 20213d20 4155544f 00000000 626f7820 != AUTO....box │ │ │ │ - 0x001d6e94 26262062 6f782d3e 70617265 6e742026 && box->parent & │ │ │ │ - 0x001d6ea4 2620626f 782d3e73 74796c65 20262620 & box->style && │ │ │ │ - 0x001d6eb4 6373735f 636f6d70 75746564 5f706f73 css_computed_pos │ │ │ │ - 0x001d6ec4 6974696f 6e28626f 782d3e73 74796c65 ition(box->style │ │ │ │ - 0x001d6ed4 29203d3d 20435353 5f504f53 4954494f ) == CSS_POSITIO │ │ │ │ - 0x001d6ee4 4e5f5245 4c415449 56450000 626f782d N_RELATIVE..box- │ │ │ │ - 0x001d6ef4 3e776964 74682021 3d20554e 4b4e4f57 >width != UNKNOW │ │ │ │ - 0x001d6f04 4e5f5749 44544800 626f782d 3e686569 N_WIDTH.box->hei │ │ │ │ - 0x001d6f14 67687420 213d2041 55544f00 6368696c ght != AUTO.chil │ │ │ │ - 0x001d6f24 642d3e74 79706520 3d3d2042 4f585f46 d->type == BOX_F │ │ │ │ - 0x001d6f34 4c4f4154 5f4c4546 54207c7c 20636869 LOAT_LEFT || chi │ │ │ │ - 0x001d6f44 6c642d3e 74797065 203d3d20 424f585f ld->type == BOX_ │ │ │ │ - 0x001d6f54 464c4f41 545f5249 47485400 626f7820 FLOAT_RIGHT.box │ │ │ │ - 0x001d6f64 26262062 6f782d3e 7374796c 65000000 && box->style... │ │ │ │ - 0x001d6f74 63686172 00000000 626c6f63 6b2d3e74 char....block->t │ │ │ │ - 0x001d6f84 79706520 3d3d2042 4f585f42 4c4f434b ype == BOX_BLOCK │ │ │ │ - 0x001d6f94 207c7c20 626c6f63 6b2d3e74 79706520 || block->type │ │ │ │ - 0x001d6fa4 3d3d2042 4f585f46 4c455820 7c7c2062 == BOX_FLEX || b │ │ │ │ - 0x001d6fb4 6c6f636b 2d3e7479 7065203d 3d20424f lock->type == BO │ │ │ │ - 0x001d6fc4 585f494e 4c494e45 5f464c45 58207c7c X_INLINE_FLEX || │ │ │ │ - 0x001d6fd4 20626c6f 636b2d3e 74797065 203d3d20 block->type == │ │ │ │ - 0x001d6fe4 424f585f 494e4c49 4e455f42 4c4f434b BOX_INLINE_BLOCK │ │ │ │ - 0x001d6ff4 207c7c20 626c6f63 6b2d3e74 79706520 || block->type │ │ │ │ - 0x001d7004 3d3d2042 4f585f54 41424c45 5f43454c == BOX_TABLE_CEL │ │ │ │ - 0x001d7014 4c000000 66697273 742d3e70 6172656e L...first->paren │ │ │ │ - 0x001d7024 74000000 66697273 742d3e70 6172656e t...first->paren │ │ │ │ - 0x001d7034 742d3e70 6172656e 74000000 66697273 t->parent...firs │ │ │ │ - 0x001d7044 742d3e70 6172656e 742d3e70 6172656e t->parent->paren │ │ │ │ - 0x001d7054 742d3e73 74796c65 00000000 6c685f5f t->style....lh__ │ │ │ │ - 0x001d7064 626f785f 69735f69 6e6c696e 655f636f box_is_inline_co │ │ │ │ - 0x001d7074 6e74656e 74286229 00000000 622d3e63 ntent(b)....b->c │ │ │ │ - 0x001d7084 68696c64 72656e00 622d3e73 74796c65 hildren.b->style │ │ │ │ - 0x001d7094 00000000 6220213d 20666972 73740000 ....b != first.. │ │ │ │ - 0x001d70a4 30203c3d 202a6c69 6e655f6d 696e0000 0 <= *line_min.. │ │ │ │ - 0x001d70b4 2a6c696e 655f6d69 6e203c3d 202a6c69 *line_min <= *li │ │ │ │ - 0x001d70c4 6e655f6d 61780000 30203c3d 20696e6c ne_max..0 <= inl │ │ │ │ - 0x001d70d4 696e655f 636f6e74 61696e65 722d3e6d ine_container->m │ │ │ │ - 0x001d70e4 696e5f77 69647468 20262620 696e6c69 in_width && inli │ │ │ │ - 0x001d70f4 6e655f63 6f6e7461 696e6572 2d3e6d69 ne_container->mi │ │ │ │ - 0x001d7104 6e5f7769 64746820 3c3d2069 6e6c696e n_width <= inlin │ │ │ │ - 0x001d7114 655f636f 6e746169 6e65722d 3e6d6178 e_container->max │ │ │ │ - 0x001d7124 5f776964 74680000 6368696c 642d3e6d _width..child->m │ │ │ │ - 0x001d7134 61785f77 69647468 20213d20 554e4b4e ax_width != UNKN │ │ │ │ - 0x001d7144 4f574e5f 4d41585f 57494454 48000000 OWN_MAX_WIDTH... │ │ │ │ - 0x001d7154 30203c3d 20626c6f 636b2d3e 6d696e5f 0 <= block->min_ │ │ │ │ - 0x001d7164 77696474 68000000 626c6f63 6b2d3e6d width...block->m │ │ │ │ - 0x001d7174 696e5f77 69647468 203c3d20 626c6f63 in_width <= bloc │ │ │ │ - 0x001d7184 6b2d3e6d 61785f77 69647468 00000000 k->max_width.... │ │ │ │ - 0x001d7194 436f756c 64206e6f 74206573 7461626c Could not establ │ │ │ │ - 0x001d71a4 69736820 7461626c 6520636f 6c756d6e ish table column │ │ │ │ - 0x001d71b4 20747970 65732e00 63656c6c 2d3e7479 types..cell->ty │ │ │ │ - 0x001d71c4 7065203d 3d20424f 585f5441 424c455f pe == BOX_TABLE_ │ │ │ │ - 0x001d71d4 43454c4c 00000000 63656c6c 2d3e7374 CELL....cell->st │ │ │ │ - 0x001d71e4 796c6500 63656c6c 2d3e636f 6c756d6e yle.cell->column │ │ │ │ - 0x001d71f4 7320213d 20300000 30203c3d 20746162 s != 0..0 <= tab │ │ │ │ - 0x001d7204 6c652d3e 6d696e5f 77696474 68202626 le->min_width && │ │ │ │ - 0x001d7214 20746162 6c652d3e 6d696e5f 77696474 table->min_widt │ │ │ │ - 0x001d7224 68203c3d 20746162 6c652d3e 6d61785f h <= table->max_ │ │ │ │ - 0x001d7234 77696474 68000000 626c6f63 6b2d3e74 width...block->t │ │ │ │ - 0x001d7244 79706520 3d3d2042 4f585f42 4c4f434b ype == BOX_BLOCK │ │ │ │ - 0x001d7254 207c7c20 626c6f63 6b2d3e74 79706520 || block->type │ │ │ │ - 0x001d7264 3d3d2042 4f585f49 4e4c494e 455f424c == BOX_INLINE_BL │ │ │ │ - 0x001d7274 4f434b20 7c7c2062 6c6f636b 2d3e7479 OCK || block->ty │ │ │ │ - 0x001d7284 7065203d 3d20424f 585f5441 424c455f pe == BOX_TABLE_ │ │ │ │ - 0x001d7294 43454c4c 207c7c20 626c6f63 6b2d3e74 CELL || block->t │ │ │ │ - 0x001d72a4 79706520 3d3d2042 4f585f46 4c455820 ype == BOX_FLEX │ │ │ │ - 0x001d72b4 7c7c2062 6c6f636b 2d3e7479 7065203d || block->type = │ │ │ │ - 0x001d72c4 3d20424f 585f494e 4c494e45 5f464c45 = BOX_INLINE_FLE │ │ │ │ - 0x001d72d4 58000000 626c6f63 6b2d3e77 69647468 X...block->width │ │ │ │ - 0x001d72e4 20213d20 554e4b4e 4f574e5f 57494454 != UNKNOWN_WIDT │ │ │ │ - 0x001d72f4 48000000 626c6f63 6b2d3e77 69647468 H...block->width │ │ │ │ - 0x001d7304 20213d20 4155544f 00000000 626f782d != AUTO....box- │ │ │ │ - 0x001d7314 3e747970 65203d3d 20424f58 5f424c4f >type == BOX_BLO │ │ │ │ - 0x001d7324 434b207c 7c20626f 782d3e74 79706520 CK || box->type │ │ │ │ - 0x001d7334 3d3d2042 4f585f46 4c455820 7c7c2062 == BOX_FLEX || b │ │ │ │ - 0x001d7344 6f782d3e 74797065 203d3d20 424f585f ox->type == BOX_ │ │ │ │ - 0x001d7354 5441424c 45207c7c 20626f78 2d3e7479 TABLE || box->ty │ │ │ │ - 0x001d7364 7065203d 3d20424f 585f494e 4c494e45 pe == BOX_INLINE │ │ │ │ - 0x001d7374 5f434f4e 5441494e 45520000 622d3e73 _CONTAINER..b->s │ │ │ │ - 0x001d7384 74796c65 20213d20 4e554c4c 00000000 tyle != NULL.... │ │ │ │ - 0x001d7394 622d3e77 69647468 20213d20 554e4b4e b->width != UNKN │ │ │ │ - 0x001d73a4 4f574e5f 57494454 48000000 622d3e74 OWN_WIDTH...b->t │ │ │ │ - 0x001d73b4 79706520 3d3d2042 4f585f46 4c4f4154 ype == BOX_FLOAT │ │ │ │ - 0x001d73c4 5f4c4546 54207c7c 20622d3e 74797065 _LEFT || b->type │ │ │ │ - 0x001d73d4 203d3d20 424f585f 464c4f41 545f5249 == BOX_FLOAT_RI │ │ │ │ - 0x001d73e4 47485400 6220213d 20666972 7374207c GHT.b != first | │ │ │ │ - 0x001d73f4 7c20286d 6f76655f 79202626 2030203c | (move_y && 0 < │ │ │ │ - 0x001d7404 20757365 645f6865 69676874 20262620 used_height && │ │ │ │ - 0x001d7414 286c6566 74207c7c 20726967 68742929 (left || right)) │ │ │ │ - 0x001d7424 00000000 7461626c 652d3e63 68696c64 ....table->child │ │ │ │ - 0x001d7434 72656e20 26262074 61626c65 2d3e6368 ren && table->ch │ │ │ │ - 0x001d7444 696c6472 656e2d3e 6368696c 6472656e ildren->children │ │ │ │ - 0x001d7454 00000000 636f6c75 6d6e7300 632d3e73 ....columns.c->s │ │ │ │ - 0x001d7464 74796c65 00000000 7461626c 652d3e66 tyle....table->f │ │ │ │ - 0x001d7474 6c6f6174 5f636f6e 7461696e 65720000 loat_container.. │ │ │ │ - 0x001d7484 7461626c 652d3e70 6172656e 74202626 table->parent && │ │ │ │ - 0x001d7494 20746162 6c652d3e 70617265 6e742d3e table->parent-> │ │ │ │ - 0x001d74a4 70617265 6e742026 26207461 626c652d parent && table- │ │ │ │ - 0x001d74b4 3e706172 656e742d 3e706172 656e742d >parent->parent- │ │ │ │ - 0x001d74c4 3e706172 656e7400 7461626c 652d3e70 >parent.table->p │ │ │ │ - 0x001d74d4 6172656e 742d3e70 6172656e 74000000 arent->parent... │ │ │ │ - 0x001d74e4 622d3e74 79706520 3d3d2042 4f585f54 b->type == BOX_T │ │ │ │ - 0x001d74f4 41424c45 207c7c20 622d3e74 79706520 ABLE || b->type │ │ │ │ - 0x001d7504 3d3d2042 4f585f42 4c4f434b 207c7c20 == BOX_BLOCK || │ │ │ │ - 0x001d7514 622d3e74 79706520 3d3d2042 4f585f49 b->type == BOX_I │ │ │ │ - 0x001d7524 4e4c494e 455f424c 4f434b20 7c7c2062 NLINE_BLOCK || b │ │ │ │ - 0x001d7534 2d3e7479 7065203d 3d20424f 585f464c ->type == BOX_FL │ │ │ │ - 0x001d7544 4558207c 7c20622d 3e747970 65203d3d EX || b->type == │ │ │ │ - 0x001d7554 20424f58 5f494e4c 494e455f 464c4558 BOX_INLINE_FLEX │ │ │ │ - 0x001d7564 00000000 626f782d 3e747970 65203d3d ....box->type == │ │ │ │ - 0x001d7574 20424f58 5f424c4f 434b207c 7c20626f BOX_BLOCK || bo │ │ │ │ - 0x001d7584 782d3e74 79706520 3d3d2042 4f585f54 x->type == BOX_T │ │ │ │ - 0x001d7594 41424c45 207c7c20 626f782d 3e747970 ABLE || box->typ │ │ │ │ - 0x001d75a4 65203d3d 20424f58 5f494e4c 494e455f e == BOX_INLINE_ │ │ │ │ - 0x001d75b4 424c4f43 4b207c7c 20626f78 2d3e7479 BLOCK || box->ty │ │ │ │ - 0x001d75c4 7065203d 3d20424f 585f464c 4558207c pe == BOX_FLEX | │ │ │ │ - 0x001d75d4 7c20626f 782d3e74 79706520 3d3d2042 | box->type == B │ │ │ │ - 0x001d75e4 4f585f49 4e4c494e 455f464c 45580000 OX_INLINE_FLEX.. │ │ │ │ - 0x001d75f4 4661696c 65642074 6f206669 7420616e Failed to fit an │ │ │ │ - 0x001d7604 7920666c 65782069 74656d73 00000000 y flex items.... │ │ │ │ - 0x001d7614 636f6e74 656e742f 68616e64 6c657273 content/handlers │ │ │ │ - 0x001d7624 2f68746d 6c2f6c61 796f7574 5f666c65 /html/layout_fle │ │ │ │ - 0x001d7634 782e6300 30202626 20224261 6420666c x.c.0 && "Bad fl │ │ │ │ - 0x001d7644 65782069 74656d20 6261636b 20747970 ex item back typ │ │ │ │ - 0x001d7654 65220000 626f7820 25703a20 6c61796f e"..box %p: layo │ │ │ │ - 0x001d7664 75742066 61696c65 64000000 636f6e74 ut failed...cont │ │ │ │ - 0x001d7674 656e742f 68616e64 6c657273 2f68746d ent/handlers/htm │ │ │ │ - 0x001d7684 6c2f6f62 6a656374 2e630000 636f6e74 l/object.c..cont │ │ │ │ - 0x001d7694 656e745f 6765745f 74797065 286f626a ent_get_type(obj │ │ │ │ - 0x001d76a4 6563742d 3e636f6e 74656e74 29203d3d ect->content) == │ │ │ │ - 0x001d76b4 20434f4e 54454e54 5f48544d 4c000000 CONTENT_HTML... │ │ │ │ - 0x001d76c4 6f626a65 63742d3e 626f7820 213d204e object->box != N │ │ │ │ - 0x001d76d4 554c4c00 6f626a65 63742025 70000000 ULL.object %p... │ │ │ │ - 0x001d76e4 68696464 656e2062 6f780000 76697320 hidden box..vis │ │ │ │ - 0x001d76f4 626f7800 636f6e74 656e742f 68616e64 box.content/hand │ │ │ │ - 0x001d7704 6c657273 2f68746d 6c2f7265 64726177 lers/html/redraw │ │ │ │ - 0x001d7714 2e630000 70617265 6e742026 26202870 .c..parent && (p │ │ │ │ - 0x001d7724 6172656e 742d3e73 74796c65 29000000 arent->style)... │ │ │ │ - 0x001d7734 636c6970 5f626f78 2d3e7479 7065203d clip_box->type = │ │ │ │ - 0x001d7744 3d20424f 585f5441 424c455f 43454c4c = BOX_TABLE_CELL │ │ │ │ - 0x001d7754 00000000 efbfbc00 466f726d 5f44726f ........Form_Dro │ │ │ │ - 0x001d7764 70000000 656e645f 69647820 3d3d2075 p...end_idx == u │ │ │ │ - 0x001d7774 7466385f 6c656e20 2b203100 636f6e74 tf8_len + 1.cont │ │ │ │ - 0x001d7784 656e742f 68616e64 6c657273 2f68746d ent/handlers/htm │ │ │ │ - 0x001d7794 6c2f7265 64726177 5f626f72 6465722e l/redraw_border. │ │ │ │ - 0x001d77a4 63000000 73696465 203d3d20 544f5020 c...side == TOP │ │ │ │ - 0x001d77b4 7c7c2073 69646520 3d3d2042 4f54544f || side == BOTTO │ │ │ │ - 0x001d77c4 4d207c7c 20736964 65203d3d 204c4546 M || side == LEF │ │ │ │ - 0x001d77d4 54207c7c 20736964 65203d3d 20524947 T || side == RIG │ │ │ │ - 0x001d77e4 48540000 636f6e74 656e742f 68616e64 HT..content/hand │ │ │ │ - 0x001d77f4 6c657273 2f68746d 6c2f7363 72697074 lers/html/script │ │ │ │ - 0x001d7804 2e630000 6920213d 20706172 656e742d .c..i != parent- │ │ │ │ - 0x001d7814 3e736372 69707473 5f636f75 6e740000 >scripts_count.. │ │ │ │ - 0x001d7824 73637269 70742025 6420646f 6e652027 script %d done ' │ │ │ │ - 0x001d7834 25732700 756e7061 75736520 72657475 %s'.unpause retu │ │ │ │ - 0x001d7844 726e6564 20307825 78000000 73637269 rned 0x%x...scri │ │ │ │ - 0x001d7854 70742025 73206661 696c6564 3a202573 pt %s failed: %s │ │ │ │ - 0x001d7864 00000000 6a617661 73637269 70742063 ....javascript c │ │ │ │ - 0x001d7874 6f6e7465 78742025 70200000 636f6e74 ontext %p ..cont │ │ │ │ - 0x001d7884 656e7420 25702070 61727365 72202570 ent %p parser %p │ │ │ │ - 0x001d7894 206e6f64 65202570 00000000 3f696e6c node %p....?inl │ │ │ │ - 0x001d78a4 696e6520 73637269 70743f00 73637269 ine script?.scri │ │ │ │ - 0x001d78b4 70742025 69202725 73270000 46657463 pt %i '%s'..Fetc │ │ │ │ - 0x001d78c4 68206661 696c6564 20776974 68206572 h failed with er │ │ │ │ - 0x001d78d4 726f7220 25640000 636f6e74 656e742f ror %d..content/ │ │ │ │ - 0x001d78e4 68616e64 6c657273 2f68746d 6c2f7461 handlers/html/ta │ │ │ │ - 0x001d78f4 626c652e 63000000 612d3e75 6e697420 ble.c...a->unit │ │ │ │ - 0x001d7904 213d2043 53535f55 4e49545f 454d2026 != CSS_UNIT_EM & │ │ │ │ - 0x001d7914 2620612d 3e756e69 7420213d 20435353 & a->unit != CSS │ │ │ │ - 0x001d7924 5f554e49 545f4558 00000000 726f772d _UNIT_EX....row- │ │ │ │ - 0x001d7934 3e707265 7620213d 204e554c 4c000000 >prev != NULL... │ │ │ │ - 0x001d7944 73747275 63742063 6f6c756d 6e000000 struct column... │ │ │ │ - 0x001d7954 70726576 20213d20 4e554c4c 00000000 prev != NULL.... │ │ │ │ - 0x001d7964 636f6e74 656e742f 68616e64 6c657273 content/handlers │ │ │ │ - 0x001d7974 2f68746d 6c2f7465 78747365 6c656374 /html/textselect │ │ │ │ - 0x001d7984 696f6e2e 63000000 626f782d 3e746578 ion.c...box->tex │ │ │ │ - 0x001d7994 74203d3d 204e554c 4c000000 424d5054 t == NULL...BMPT │ │ │ │ - 0x001d79a4 69746c65 00000000 6170706c 69636174 itle....applicat │ │ │ │ - 0x001d79b4 696f6e2f 626d7000 6170706c 69636174 ion/bmp.applicat │ │ │ │ - 0x001d79c4 696f6e2f 70726576 69657700 6170706c ion/preview.appl │ │ │ │ - 0x001d79d4 69636174 696f6e2f 782d626d 70000000 ication/x-bmp... │ │ │ │ - 0x001d79e4 6170706c 69636174 696f6e2f 782d7769 application/x-wi │ │ │ │ - 0x001d79f4 6e2d6269 746d6170 00000000 696d6167 n-bitmap....imag │ │ │ │ - 0x001d7a04 652f626d 70000000 696d6167 652f6d73 e/bmp...image/ms │ │ │ │ - 0x001d7a14 2d626d70 00000000 696d6167 652f782d -bmp....image/x- │ │ │ │ - 0x001d7a24 6269746d 61700000 696d6167 652f782d bitmap..image/x- │ │ │ │ - 0x001d7a34 626d7000 696d6167 652f782d 6d732d62 bmp.image/x-ms-b │ │ │ │ - 0x001d7a44 6d700000 696d6167 652f782d 77696e2d mp..image/x-win- │ │ │ │ - 0x001d7a54 6269746d 61700000 696d6167 652f782d bitmap..image/x- │ │ │ │ - 0x001d7a64 77696e64 6f77732d 626d7000 696d6167 windows-bmp.imag │ │ │ │ - 0x001d7a74 652f782d 78626974 6d617000 6e736769 e/x-xbitmap.nsgi │ │ │ │ - 0x001d7a84 66207363 616e3a20 25730000 636f6e74 f scan: %s..cont │ │ │ │ - 0x001d7a94 656e742f 68616e64 6c657273 2f696d61 ent/handlers/ima │ │ │ │ - 0x001d7aa4 67652f67 69662e63 00000000 6769665f ge/gif.c....gif_ │ │ │ │ - 0x001d7ab4 696e666f 20213d20 4e554c4c 00000000 info != NULL.... │ │ │ │ - 0x001d7ac4 47494620 77697468 206e6f20 6672616d GIF with no fram │ │ │ │ - 0x001d7ad4 65732e00 5a65726f 2073697a 6520696d es..Zero size im │ │ │ │ - 0x001d7ae4 6167652e 00000000 47494654 69746c65 age.....GIFTitle │ │ │ │ - 0x001d7af4 00000000 696d6167 652f6769 66000000 ....image/gif... │ │ │ │ - 0x001d7b04 4661696c 65642074 6f207365 6c656374 Failed to select │ │ │ │ - 0x001d7b14 2069636f 6e000000 49434f54 69746c65 icon...ICOTitle │ │ │ │ - 0x001d7b24 00000000 636f6e74 656e742f 68616e64 ....content/hand │ │ │ │ - 0x001d7b34 6c657273 2f696d61 67652f69 636f2e63 lers/image/ico.c │ │ │ │ - 0x001d7b44 00000000 6170706c 69636174 696f6e2f ....application/ │ │ │ │ - 0x001d7b54 69636f00 6170706c 69636174 696f6e2f ico.application/ │ │ │ │ - 0x001d7b64 782d6963 6f000000 696d6167 652f6963 x-ico...image/ic │ │ │ │ - 0x001d7b74 6f000000 696d6167 652f766e 642e6d69 o...image/vnd.mi │ │ │ │ - 0x001d7b84 63726f73 6f66742e 69636f6e 00000000 crosoft.icon.... │ │ │ │ - 0x001d7b94 696d6167 652f782d 69636f6e 00000000 image/x-icon.... │ │ │ │ - 0x001d7ba4 496d6167 65206361 63686520 696e6974 Image cache init │ │ │ │ - 0x001d7bb4 69616c69 73656420 77697468 2061206c ialised with a l │ │ │ │ - 0x001d7bc4 696d6974 206f6620 257a7520 68797374 imit of %zu hyst │ │ │ │ - 0x001d7bd4 65726573 6973206f 6620257a 75000000 eresis of %zu... │ │ │ │ - 0x001d7be4 53697a65 20617420 66696e69 73682025 Size at finish % │ │ │ │ - 0x001d7bf4 7a752028 696e2025 64290000 41676520 zu (in %d)..Age │ │ │ │ - 0x001d7c04 25647300 5065616b 2073697a 6520257a %ds.Peak size %z │ │ │ │ - 0x001d7c14 75202869 6e202564 29000000 5065616b u (in %d)...Peak │ │ │ │ - 0x001d7c24 20696d61 67652063 6f756e74 20256420 image count %d │ │ │ │ - 0x001d7c34 2873697a 6520257a 75290000 43616368 (size %zu)..Cach │ │ │ │ - 0x001d7c44 6520746f 74616c2f 6869742f 6d697373 e total/hit/miss │ │ │ │ - 0x001d7c54 2f666169 6c202863 6f756e74 73292025 /fail (counts) % │ │ │ │ - 0x001d7c64 642f2564 2f25642f 25642028 31303025 d/%d/%d/%d (100% │ │ │ │ - 0x001d7c74 252f2564 25252f25 6425252f 25642525 %/%d%%/%d%%/%d%% │ │ │ │ - 0x001d7c84 29000000 43616368 6520746f 74616c2f )...Cache total/ │ │ │ │ - 0x001d7c94 6869742f 6d697373 2f666169 6c202873 hit/miss/fail (s │ │ │ │ - 0x001d7ca4 697a6529 20256c6c 752f256c 6c752f25 ize) %llu/%llu/% │ │ │ │ - 0x001d7cb4 6c6c752f 256c6c75 20283130 3025252f llu/%llu (100%%/ │ │ │ │ - 0x001d7cc4 256c6c64 25252f25 6c6c6425 252f256c %lld%%/%lld%%/%l │ │ │ │ - 0x001d7cd4 6c642525 29000000 546f7461 6c20696d ld%%)...Total im │ │ │ │ - 0x001d7ce4 61676573 206e6576 65722072 656e6465 ages never rende │ │ │ │ - 0x001d7cf4 7265643a 20256420 28696e63 6c756465 red: %d (include │ │ │ │ - 0x001d7d04 73202564 20746861 74207765 72652063 s %d that were c │ │ │ │ - 0x001d7d14 6f6e7665 72746564 29000000 546f7461 onverted)...Tota │ │ │ │ - 0x001d7d24 6c206e75 6d626572 206f6620 65786365 l number of exce │ │ │ │ - 0x001d7d34 73736976 6520636f 6e766572 73696f6e ssive conversion │ │ │ │ - 0x001d7d44 733a2025 64202866 726f6d20 25642069 s: %d (from %d i │ │ │ │ - 0x001d7d54 6d616765 7320636f 6e766572 74656420 mages converted │ │ │ │ - 0x001d7d64 6d6f7265 20746861 6e206f6e 63652900 more than once). │ │ │ │ - 0x001d7d74 4269746d 6170206f 66207369 7a652025 Bitmap of size % │ │ │ │ - 0x001d7d84 64206861 64206d6f 73742028 25642920 d had most (%d) │ │ │ │ - 0x001d7d94 636f6e76 65727369 6f6e7300 63656e74 conversions.cent │ │ │ │ - 0x001d7da4 72792025 702c2063 6f6e7465 6e742025 ry %p, content % │ │ │ │ - 0x001d7db4 702c2062 69746d61 70202570 00000000 p, bitmap %p.... │ │ │ │ - 0x001d7dc4 436f756c 64206e6f 74206669 6e642063 Could not find c │ │ │ │ - 0x001d7dd4 61636865 20656e74 72792066 6f722063 ache entry for c │ │ │ │ - 0x001d7de4 6f6e7465 6e742028 25702900 25750000 ontent (%p).%u.. │ │ │ │ - 0x001d7df4 256c6c64 00000000 31303000 252e3266 %lld....100.%.2f │ │ │ │ - 0x001d7e04 00000000 636f6e74 656e742f 68616e64 ....content/hand │ │ │ │ - 0x001d7e14 6c657273 2f696d61 67652f69 6d616765 lers/image/image │ │ │ │ - 0x001d7e24 5f636163 68652e63 00000000 6f726967 _cache.c....orig │ │ │ │ - 0x001d7e34 696e2021 3d204e55 4c4c0000 6c6f6361 in != NULL..loca │ │ │ │ - 0x001d7e44 6c686f73 74000000 4a504547 5469746c lhost...JPEGTitl │ │ │ │ - 0x001d7e54 65000000 556e6578 70656374 65642062 e...Unexpected b │ │ │ │ - 0x001d7e64 69746d61 7020666f 726d6174 3a202575 itmap format: %u │ │ │ │ - 0x001d7e74 00000000 696d6167 652f6a70 65670000 ....image/jpeg.. │ │ │ │ - 0x001d7e84 696d6167 652f6a70 67000000 696d6167 image/jpg...imag │ │ │ │ - 0x001d7e94 652f706a 70656700 636f6e74 656e742f e/pjpeg.content/ │ │ │ │ - 0x001d7ea4 68616e64 6c657273 2f696d61 67652f6a handlers/image/j │ │ │ │ - 0x001d7eb4 7065672e 63000000 476f7420 524f5350 peg.c...Got ROSP │ │ │ │ - 0x001d7ec4 52495445 5f454f46 20776865 6e206c6f RITE_EOF when lo │ │ │ │ - 0x001d7ed4 6164696e 67207370 72697465 2066696c ading sprite fil │ │ │ │ - 0x001d7ee4 65000000 476f7420 524f5350 52495445 e...Got ROSPRITE │ │ │ │ - 0x001d7ef4 5f424144 4d4f4445 20776865 6e206c6f _BADMODE when lo │ │ │ │ - 0x001d7f04 6164696e 67207370 72697465 2066696c ading sprite fil │ │ │ │ - 0x001d7f14 65000000 636f6e74 656e742f 68616e64 e...content/hand │ │ │ │ - 0x001d7f24 6c657273 2f696d61 67652f6e 73737072 lers/image/nsspr │ │ │ │ - 0x001d7f34 6974652e 63000000 73707269 74655f61 ite.c...sprite_a │ │ │ │ - 0x001d7f44 7265612d 3e737072 6974655f 636f756e rea->sprite_coun │ │ │ │ - 0x001d7f54 74203e20 30000000 53707269 74655469 t > 0...SpriteTi │ │ │ │ - 0x001d7f64 746c6500 696d6167 652f782d 72697363 tle.image/x-risc │ │ │ │ - 0x001d7f74 6f732d73 70726974 65000000 312e362e os-sprite...1.6. │ │ │ │ - 0x001d7f84 34330000 4661696c 65642074 6f207365 43..Failed to se │ │ │ │ - 0x001d7f94 74206361 6c6c6261 636b7300 73697a65 t callbacks.size │ │ │ │ - 0x001d7fa4 20256c69 202a2025 6c692c20 726f7762 %li * %li, rowb │ │ │ │ - 0x001d7fb4 79746573 20257a75 00000000 46617461 ytes %zu....Fata │ │ │ │ - 0x001d7fc4 6c20504e 47206572 726f7220 64757269 l PNG error duri │ │ │ │ - 0x001d7fd4 6e672068 65616465 722c2065 72726f72 ng header, error │ │ │ │ - 0x001d7fe4 20636f6e 74656e74 00000000 52656164 content....Read │ │ │ │ - 0x001d7ff4 20457272 6f720000 636f6e74 656e742f Error..content/ │ │ │ │ - 0x001d8004 68616e64 6c657273 2f696d61 67652f70 handlers/image/p │ │ │ │ - 0x001d8014 6e672e63 00000000 706e675f 632d3e70 ng.c....png_c->p │ │ │ │ - 0x001d8024 6e672021 3d204e55 4c4c0000 706e675f ng != NULL..png_ │ │ │ │ - 0x001d8034 632d3e69 6e666f20 213d204e 554c4c00 c->info != NULL. │ │ │ │ - 0x001d8044 504e4754 69746c65 00000000 696d6167 PNGTitle....imag │ │ │ │ - 0x001d8054 652f706e 67000000 696d6167 652f782d e/png...image/x- │ │ │ │ - 0x001d8064 706e6700 636f6e74 656e742f 68616e64 png.content/hand │ │ │ │ - 0x001d8074 6c657273 2f696d61 67652f73 76672e63 lers/image/svg.c │ │ │ │ - 0x001d8084 00000000 7376672d 3e646961 6772616d ....svg->diagram │ │ │ │ - 0x001d8094 00000000 64696167 72616d00 696d6167 ....diagram.imag │ │ │ │ - 0x001d80a4 652f7376 67000000 696d6167 652f7376 e/svg...image/sv │ │ │ │ - 0x001d80b4 672b786d 6c000000 57656250 47657449 g+xml...WebPGetI │ │ │ │ - 0x001d80c4 6e666f20 6661696c 65643a25 70000000 nfo failed:%p... │ │ │ │ - 0x001d80d4 696d6167 652f7765 62700000 636f6e74 image/webp..cont │ │ │ │ - 0x001d80e4 656e742f 68616e64 6c657273 2f696d61 ent/handlers/ima │ │ │ │ - 0x001d80f4 67652f77 6562702e 63000000 6170706c ge/webp.c...appl │ │ │ │ - 0x001d8104 69636174 696f6e2f 6a617661 73637269 ication/javascri │ │ │ │ - 0x001d8114 70740000 6170706c 69636174 696f6e2f pt..application/ │ │ │ │ - 0x001d8124 65636d61 73637269 70740000 6170706c ecmascript..appl │ │ │ │ - 0x001d8134 69636174 696f6e2f 782d6a61 76617363 ication/x-javasc │ │ │ │ - 0x001d8144 72697074 00000000 74657874 2f6a6176 ript....text/jav │ │ │ │ - 0x001d8154 61736372 69707400 74657874 2f65636d ascript.text/ecm │ │ │ │ - 0x001d8164 61736372 69707400 556e6162 6c652074 ascript.Unable t │ │ │ │ - 0x001d8174 6f206669 6e642064 756b6b79 2070726f o find dukky pro │ │ │ │ - 0x001d8184 746f7479 70652066 6f722060 25736020 totype for `%s` │ │ │ │ - 0x001d8194 2d206661 6c6c696e 67206261 636b2074 - falling back t │ │ │ │ - 0x001d81a4 6f204854 4d4c556e 6b6e6f77 6e456c65 o HTMLUnknownEle │ │ │ │ - 0x001d81b4 6d656e74 00000000 636f6e74 656e742f ment....content/ │ │ │ │ - 0x001d81c4 68616e64 6c657273 2f6a6176 61736372 handlers/javascr │ │ │ │ - 0x001d81d4 6970742f 64756b74 6170652f 64756b6b ipt/duktape/dukk │ │ │ │ - 0x001d81e4 792e6300 42616420 636f6e73 74727563 y.c.Bad construc │ │ │ │ - 0x001d81f4 746f7200 68656170 2d3e6c69 76655f74 tor.heap->live_t │ │ │ │ - 0x001d8204 68726561 6473203d 3d203000 ffff4e45 hreads == 0...NE │ │ │ │ - 0x001d8214 54535552 465f4455 4b544150 455f4841 TSURF_DUKTAPE_HA │ │ │ │ - 0x001d8224 4e444c45 525f4c49 5354454e 45525f4d NDLER_LISTENER_M │ │ │ │ - 0x001d8234 41500000 ffff4e45 54535552 465f4455 AP....NETSURF_DU │ │ │ │ - 0x001d8244 4b544150 455f4e4f 44455f4d 41500000 KTAPE_NODE_MAP.. │ │ │ │ - 0x001d8254 4661696c 65642074 6f20706f 70756c61 Failed to popula │ │ │ │ - 0x001d8264 7465206f 626a6563 74207072 6f746f74 te object protot │ │ │ │ - 0x001d8274 79706500 ffff4e45 54535552 465f4455 ype...NETSURF_DU │ │ │ │ - 0x001d8284 4b544150 455f5052 4f544f54 5950455f KTAPE_PROTOTYPE_ │ │ │ │ - 0x001d8294 48544d4c 42415345 464f4e54 454c454d HTMLBASEFONTELEM │ │ │ │ - 0x001d82a4 454e5400 ffff4e45 54535552 465f4455 ENT...NETSURF_DU │ │ │ │ - 0x001d82b4 4b544150 455f5052 4f544f54 5950455f KTAPE_PROTOTYPE_ │ │ │ │ - 0x001d82c4 48544d4c 4953494e 44455845 4c454d45 HTMLISINDEXELEME │ │ │ │ - 0x001d82d4 4e540000 646f6d5f 6e6f6465 5f676574 NT..dom_node_get │ │ │ │ - 0x001d82e4 5f6e616d 65737061 63652829 20666169 _namespace() fai │ │ │ │ - 0x001d82f4 6c656400 74797065 20213d20 444f4d5f led.type != DOM_ │ │ │ │ - 0x001d8304 48544d4c 5f454c45 4d454e54 5f545950 HTML_ELEMENT_TYP │ │ │ │ - 0x001d8314 455f5f43 4f554e54 00000000 70726f74 E__COUNT....prot │ │ │ │ - 0x001d8324 6f730000 ffff4e45 54535552 465f4455 os....NETSURF_DU │ │ │ │ - 0x001d8334 4b544150 455f5448 52454144 5f4d4150 KTAPE_THREAD_MAP │ │ │ │ - 0x001d8344 00000000 556e6361 75676874 20657272 ....Uncaught err │ │ │ │ - 0x001d8354 6f722069 6e204a53 3a202573 00000000 or in JS: %s.... │ │ │ │ - 0x001d8364 74687265 61642d3e 696e5f75 7365203d thread->in_use = │ │ │ │ - 0x001d8374 3d203000 74687265 61642d3e 70656e64 = 0.thread->pend │ │ │ │ - 0x001d8384 696e675f 64657374 726f7920 3d3d2074 ing_destroy == t │ │ │ │ - 0x001d8394 72756500 74687265 61642021 3d204e55 rue.thread != NU │ │ │ │ - 0x001d83a4 4c4c0000 74687265 61642d3e 696e5f75 LL..thread->in_u │ │ │ │ - 0x001d83b4 7365203e 20300000 68656170 20213d20 se > 0..heap != │ │ │ │ - 0x001d83c4 4e554c4c 00000000 68656170 2d3e7065 NULL....heap->pe │ │ │ │ - 0x001d83d4 6e64696e 675f6465 7374726f 79203d3d nding_destroy == │ │ │ │ - 0x001d83e4 2066616c 73650000 556e6162 6c652074 false..Unable t │ │ │ │ - 0x001d83f4 6f20616c 6c6f6361 7465206e 6577204a o allocate new J │ │ │ │ - 0x001d8404 53207468 72656164 20737472 75637475 S thread structu │ │ │ │ - 0x001d8414 72650000 ffff4e45 54535552 465f4455 re....NETSURF_DU │ │ │ │ - 0x001d8424 4b544150 455f4556 454e545f 4d415000 KTAPE_EVENT_MAP. │ │ │ │ - 0x001d8434 706f6c79 66696c6c 2e6a7300 556e6162 polyfill.js.Unab │ │ │ │ - 0x001d8444 6c652074 6f20636f 6d70696c 6520706f le to compile po │ │ │ │ - 0x001d8454 6c796669 6c6c2e6a 732c2074 68726561 lyfill.js, threa │ │ │ │ - 0x001d8464 64206162 6f727465 64000000 556e6162 d aborted...Unab │ │ │ │ - 0x001d8474 6c652074 6f207275 6e20706f 6c796669 le to run polyfi │ │ │ │ - 0x001d8484 6c6c2e6a 732c2074 68726561 64206162 ll.js, thread ab │ │ │ │ - 0x001d8494 6f727465 64000000 67656e65 72696373 orted...generics │ │ │ │ - 0x001d84a4 2e6a7300 556e6162 6c652074 6f20636f .js.Unable to co │ │ │ │ - 0x001d84b4 6d70696c 65206765 6e657269 63732e6a mpile generics.j │ │ │ │ - 0x001d84c4 732c2074 68726561 64206162 6f727465 s, thread aborte │ │ │ │ - 0x001d84d4 64000000 556e6162 6c652074 6f207275 d...Unable to ru │ │ │ │ - 0x001d84e4 6e206765 6e657269 63732e6a 732c2074 n generics.js, t │ │ │ │ - 0x001d84f4 68726561 64206162 6f727465 64000000 hread aborted... │ │ │ │ - 0x001d8504 4e657453 75726600 ffff4e45 54535552 NetSurf...NETSUR │ │ │ │ - 0x001d8514 465f4455 4b544150 455f4745 4e455249 F_DUKTAPE_GENERI │ │ │ │ - 0x001d8524 43535f54 41424c45 00000000 5b3f3f3f CS_TABLE....[??? │ │ │ │ - 0x001d8534 5d000000 74687265 61640000 3f756e6b ]...thread..?unk │ │ │ │ - 0x001d8544 6e6f776e 20736f75 7263653f 00000000 nown source?.... │ │ │ │ - 0x001d8554 66756e63 74696f6e 20286576 656e7429 function (event) │ │ │ │ - 0x001d8564 207b0000 696e7465 726e616c 20726177 {..internal raw │ │ │ │ - 0x001d8574 20756e63 6f6d7069 6c656420 68616e64 uncompiled hand │ │ │ │ - 0x001d8584 6c657200 ffff4e45 54535552 465f4455 ler...NETSURF_DU │ │ │ │ - 0x001d8594 4b544150 455f4556 454e545f 4c495354 KTAPE_EVENT_LIST │ │ │ │ - 0x001d85a4 454e4552 5f4a535f 4d415000 556e6162 ENER_JS_MAP.Unab │ │ │ │ - 0x001d85b4 6c652074 6f206765 74206576 656e7420 le to get event │ │ │ │ - 0x001d85c4 70686173 65000000 66696c65 4e616d65 phase...fileName │ │ │ │ - 0x001d85d4 00000000 6c696e65 4e756d62 65720000 ....lineNumber.. │ │ │ │ - 0x001d85e4 20202020 20202020 20202020 20207761 wa │ │ │ │ - 0x001d85f4 73206174 3a202573 206c696e 65202573 s at: %s line %s │ │ │ │ - 0x001d8604 00000000 20202020 20202020 20537461 .... Sta │ │ │ │ - 0x001d8614 636b2074 72616365 3a202573 00000000 ck trace: %s.... │ │ │ │ - 0x001d8624 6e6f6465 00000000 6578706f 6e656e74 node....exponent │ │ │ │ - 0x001d8634 20746f6f 206c6172 67650000 63616e6e too large..cann │ │ │ │ - 0x001d8644 6f74206e 756d6265 7220636f 65726365 ot number coerce │ │ │ │ - 0x001d8654 2053796d 626f6c00 63616e6e 6f742077 Symbol.cannot w │ │ │ │ - 0x001d8664 72697465 2070726f 70657274 79202573 rite property %s │ │ │ │ - 0x001d8674 206f6620 25730000 636f6e74 656e742f of %s..content/ │ │ │ │ - 0x001d8684 68616e64 6c657273 2f6a6176 61736372 handlers/javascr │ │ │ │ - 0x001d8694 6970742f 64756b74 6170652f 64756b74 ipt/duktape/dukt │ │ │ │ - 0x001d86a4 6170652e 63000000 70726f78 79207265 ape.c...proxy re │ │ │ │ - 0x001d86b4 6a656374 65640000 70726f74 6f747970 jected..prototyp │ │ │ │ - 0x001d86c4 65206368 61696e20 6c696d69 74000000 e chain limit... │ │ │ │ - 0x001d86d4 6e6f7420 65787465 6e736962 6c650000 not extensible.. │ │ │ │ - 0x001d86e4 6e6f7420 77726974 61626c65 00000000 not writable.... │ │ │ │ - 0x001d86f4 6e6f7420 636f6e66 69677572 61626c65 not configurable │ │ │ │ - 0x001d8704 00000000 73657474 65722075 6e646566 ....setter undef │ │ │ │ - 0x001d8714 696e6564 00000000 696e7661 6c696420 ined....invalid │ │ │ │ - 0x001d8724 6c76616c 75650000 494e5641 4c494420 lvalue..INVALID │ │ │ │ - 0x001d8734 6f70636f 64652028 256c6429 00000000 opcode (%ld).... │ │ │ │ - 0x001d8744 696e7661 6c696420 6f70636f 64650000 invalid opcode.. │ │ │ │ - 0x001d8754 2573206e 6f742063 6f6e7374 72756374 %s not construct │ │ │ │ - 0x001d8764 61626c65 00000000 756e7375 70706f72 able....unsuppor │ │ │ │ - 0x001d8774 74656400 2573206e 6f742063 616c6c61 ted.%s not calla │ │ │ │ - 0x001d8784 626c6500 6572726f 72202872 6320256c ble.error (rc %l │ │ │ │ - 0x001d8794 64290000 696e7661 6c696420 43206675 d)..invalid C fu │ │ │ │ - 0x001d87a4 6e637469 6f6e2072 63000000 63616e6e nction rc...cann │ │ │ │ - 0x001d87b4 6f742072 65616420 70726f70 65727479 ot read property │ │ │ │ - 0x001d87c4 20257320 6f662025 73000000 63616e6e %s of %s...cann │ │ │ │ - 0x001d87d4 6f742072 65616420 73747269 63742027 ot read strict ' │ │ │ │ - 0x001d87e4 63616c6c 65722700 2c20656e 64206f66 caller'., end of │ │ │ │ - 0x001d87f4 20696e70 75740000 20286c69 6e652025 input.. (line % │ │ │ │ - 0x001d8804 6c642573 29000000 696e7661 6c696420 ld%s)...invalid │ │ │ │ - 0x001d8814 6a736f6e 20286174 206f6666 73657420 json (at offset │ │ │ │ - 0x001d8824 256c6429 00000000 696e7661 6c696420 %ld)....invalid │ │ │ │ - 0x001d8834 74687265 61642073 74617465 2028256c thread state (%l │ │ │ │ - 0x001d8844 64290000 696e7661 6c696420 73746163 d)..invalid stac │ │ │ │ - 0x001d8854 6b20696e 64657820 256c6400 6e6f7420 k index %ld.not │ │ │ │ - 0x001d8864 63616c6c 61626c65 00000000 756e6578 callable....unex │ │ │ │ - 0x001d8874 70656374 65642074 79706500 6e6f2064 pected type.no d │ │ │ │ - 0x001d8884 65627567 67657220 73757070 6f727400 ebugger support. │ │ │ │ - 0x001d8894 736f7572 63652064 65636f64 65206661 source decode fa │ │ │ │ - 0x001d88a4 696c6564 00000000 696e7661 6c696420 iled....invalid │ │ │ │ - 0x001d88b4 65736361 70650000 636f6e73 74727563 escape..construc │ │ │ │ - 0x001d88c4 746f7220 72657175 69726573 20276e65 tor requires 'ne │ │ │ │ - 0x001d88d4 77270000 65786563 7574696f 6e207469 w'..execution ti │ │ │ │ - 0x001d88e4 6d656f75 74000000 63616c6c 73746163 meout...callstac │ │ │ │ - 0x001d88f4 6b206c69 6d697400 43207374 61636b20 k limit.C stack │ │ │ │ - 0x001d8904 64657074 68206c69 6d697400 63616e6e depth limit.cann │ │ │ │ - 0x001d8914 6f742070 75736820 6265796f 6e642061 ot push beyond a │ │ │ │ - 0x001d8924 6c6c6f63 61746564 20737461 636b0000 llocated stack.. │ │ │ │ - 0x001d8934 696e7661 6c696420 636f6e74 65787400 invalid context. │ │ │ │ - 0x001d8944 696e7661 6c696420 636f756e 74000000 invalid count... │ │ │ │ - 0x001d8954 6e6f7420 6f626a65 63742063 6f657263 not object coerc │ │ │ │ - 0x001d8964 69626c65 00000000 25630000 696e7465 ible....%c..inte │ │ │ │ - 0x001d8974 726e616c 20657272 6f720000 616c6c6f rnal error..allo │ │ │ │ - 0x001d8984 63206661 696c6564 00000000 696e7661 c failed....inva │ │ │ │ - 0x001d8994 6c696420 61726773 00000000 6e756d62 lid args....numb │ │ │ │ - 0x001d89a4 6572206f 75747369 64652072 616e6765 er outside range │ │ │ │ - 0x001d89b4 00000000 76616c73 7461636b 206c696d ....valstack lim │ │ │ │ - 0x001d89c4 69740000 62756666 65722074 6f6f206c it..buffer too l │ │ │ │ - 0x001d89d4 6f6e6700 7b225f62 7566223a 22000000 ong.{"_buf":"... │ │ │ │ - 0x001d89e4 62797465 636f6465 206c696d 69740000 bytecode limit.. │ │ │ │ - 0x001d89f4 72656769 73746572 206c696d 69740000 register limit.. │ │ │ │ - 0x001d8a04 696e7661 6c696420 696e7075 74000000 invalid input... │ │ │ │ - 0x001d8a14 72656765 78702063 6f6d7069 6c657220 regexp compiler │ │ │ │ - 0x001d8a24 72656375 7273696f 6e206c69 6d697400 recursion limit. │ │ │ │ - 0x001d8a34 746f6b65 6e206c69 6d697400 696e7661 token limit.inva │ │ │ │ - 0x001d8a44 6c696420 72656765 78702067 726f7570 lid regexp group │ │ │ │ - 0x001d8a54 00000000 696e7661 6c696420 72656765 ....invalid rege │ │ │ │ - 0x001d8a64 78702065 73636170 65000000 7175616e xp escape...quan │ │ │ │ - 0x001d8a74 74696669 65722077 6974686f 75742070 tifier without p │ │ │ │ - 0x001d8a84 72656365 64696e67 2061746f 6d000000 receding atom... │ │ │ │ - 0x001d8a94 7175616e 74696669 65722076 616c7565 quantifier value │ │ │ │ - 0x001d8aa4 7320696e 76616c69 64202871 6d696e20 s invalid (qmin │ │ │ │ - 0x001d8ab4 3e20716d 61782900 7175616e 74696669 > qmax).quantifi │ │ │ │ - 0x001d8ac4 65722072 65717569 72657320 746f6f20 er requires too │ │ │ │ - 0x001d8ad4 6d616e79 2061746f 6d20636f 70696573 many atom copies │ │ │ │ - 0x001d8ae4 00000000 756e7465 726d696e 61746564 ....unterminated │ │ │ │ - 0x001d8af4 20636861 72616374 65722063 6c617373 character class │ │ │ │ - 0x001d8b04 00000000 696e7661 6c696420 72616e67 ....invalid rang │ │ │ │ - 0x001d8b14 65000000 756e6578 70656374 65642063 e...unexpected c │ │ │ │ - 0x001d8b24 6c6f7369 6e672070 6172656e 74686573 losing parenthes │ │ │ │ - 0x001d8b34 69730000 756e6578 70656374 65642065 is..unexpected e │ │ │ │ - 0x001d8b44 6e64206f 66207061 74746572 6e000000 nd of pattern... │ │ │ │ - 0x001d8b54 6475706c 69636174 65206c61 62656c00 duplicate label. │ │ │ │ - 0x001d8b64 72656765 78702065 78656375 746f7220 regexp executor │ │ │ │ - 0x001d8b74 72656375 7273696f 6e206c69 6d697400 recursion limit. │ │ │ │ - 0x001d8b84 72656765 78702073 74657020 6c696d69 regexp step limi │ │ │ │ - 0x001d8b94 74000000 73747269 6e672074 6f6f206c t...string too l │ │ │ │ - 0x001d8ba4 6f6e6700 696e7661 6c696420 6c656e67 ong.invalid leng │ │ │ │ - 0x001d8bb4 74680000 636f6572 63696f6e 20746f20 th..coercion to │ │ │ │ - 0x001d8bc4 7072696d 69746976 65206661 696c6564 primitive failed │ │ │ │ - 0x001d8bd4 00000000 68707472 00000000 636f6e73 ....hptr....cons │ │ │ │ - 0x001d8be4 74206c69 6d697400 636f6d70 696c6572 t limit.compiler │ │ │ │ - 0x001d8bf4 20726563 75727369 6f6e206c 696d6974 recursion limit │ │ │ │ - 0x001d8c04 00000000 696e7661 6c696420 6c616265 ....invalid labe │ │ │ │ - 0x001d8c14 6c000000 696e7661 6c696420 61727261 l...invalid arra │ │ │ │ - 0x001d8c24 79206c65 6e677468 00000000 6964656e y length....iden │ │ │ │ - 0x001d8c34 74696669 65722027 25732720 756e6465 tifier '%s' unde │ │ │ │ - 0x001d8c44 66696e65 64000000 6e6f7420 62756666 fined...not buff │ │ │ │ - 0x001d8c54 65720000 77656c6c 6b6e6f77 6e000000 er..wellknown... │ │ │ │ - 0x001d8c64 676c6f62 616c0000 6c6f6361 6c000000 global..local... │ │ │ │ - 0x001d8c74 6e6f6e65 00000000 5b53796d 626f6c20 none....[Symbol │ │ │ │ - 0x001d8c84 00000000 5b627566 6665723a 256c645d ....[buffer:%ld] │ │ │ │ - 0x001d8c94 00000000 28257329 00000000 25732072 ....(%s)....%s r │ │ │ │ - 0x001d8ca4 65717569 7265642c 20666f75 6e642025 equired, found % │ │ │ │ - 0x001d8cb4 73202873 7461636b 20696e64 65782025 s (stack index % │ │ │ │ - 0x001d8cc4 6c642900 636f6d70 696c6564 66756e63 ld).compiledfunc │ │ │ │ - 0x001d8cd4 74696f6e 00000000 68656170 6f626a65 tion....heapobje │ │ │ │ - 0x001d8ce4 63740000 6e617469 76656675 6e637469 ct..nativefuncti │ │ │ │ - 0x001d8cf4 6f6e0000 706f696e 74657200 626f6f6c on..pointer.bool │ │ │ │ - 0x001d8d04 65616e00 73747269 6e670000 283f3a29 ean.string..(?:) │ │ │ │ - 0x001d8d14 00000000 696e7661 6c696420 72656765 ....invalid rege │ │ │ │ - 0x001d8d24 78702066 6c616773 00000000 696e7661 xp flags....inva │ │ │ │ - 0x001d8d34 6c696420 6261636b 72656665 72656e63 lid backreferenc │ │ │ │ - 0x001d8d44 65287329 00000000 73747265 616d0000 e(s)....stream.. │ │ │ │ - 0x001d8d54 72657375 6c742074 6f6f206c 6f6e6700 result too long. │ │ │ │ - 0x001d8d64 7574662d 38206465 636f6465 20666169 utf-8 decode fai │ │ │ │ - 0x001d8d74 6c656400 5b6f626a 65637420 4f626a65 led.[object Obje │ │ │ │ - 0x001d8d84 63745d00 6e756d62 65722065 78706563 ct].number expec │ │ │ │ - 0x001d8d94 74656400 65787065 63746564 20446174 ted.expected Dat │ │ │ │ - 0x001d8da4 65000000 496e7661 6c696420 44617465 e...Invalid Date │ │ │ │ - 0x001d8db4 00000000 25780000 25580000 2530346c ....%x..%X..%04l │ │ │ │ - 0x001d8dc4 64000000 2b253036 6c640000 2530376c d...+%06ld..%07l │ │ │ │ - 0x001d8dd4 64000000 2b253032 643a2530 32640000 d...+%02d:%02d.. │ │ │ │ - 0x001d8de4 2d253032 643a2530 32640000 25732d25 -%02d:%02d..%s-% │ │ │ │ - 0x001d8df4 3032642d 25303264 25632530 32643a25 02d-%02d%c%02d:% │ │ │ │ - 0x001d8e04 3032643a 25303264 2e253033 64257300 02d:%02d.%03d%s. │ │ │ │ - 0x001d8e14 25732d25 3032642d 25303264 00000000 %s-%02d-%02d.... │ │ │ │ - 0x001d8e24 25303264 3a253032 643a2530 32642e25 %02d:%02d:%02d.% │ │ │ │ - 0x001d8e34 30336425 73000000 2573206e 6f742063 03d%s...%s not c │ │ │ │ - 0x001d8e44 616c6c61 626c6520 2870726f 70657274 allable (propert │ │ │ │ - 0x001d8e54 79202573 206f6620 25732900 696e7661 y %s of %s).inva │ │ │ │ - 0x001d8e64 6c696420 64657363 72697074 6f720000 lid descriptor.. │ │ │ │ - 0x001d8e74 696e7661 6c696420 696e7374 616e6365 invalid instance │ │ │ │ - 0x001d8e84 6f662072 76616c00 696e7374 616e6365 of rval.instance │ │ │ │ - 0x001d8e94 6f662072 76616c20 68617320 6e6f202e of rval has no . │ │ │ │ - 0x001d8ea4 70726f74 6f747970 65000000 82436f6e prototype....Con │ │ │ │ - 0x001d8eb4 74657874 00000000 636f6e73 74727563 text....construc │ │ │ │ - 0x001d8ec4 7461626c 65000000 77726f6e 67206275 table...wrong bu │ │ │ │ - 0x001d8ed4 66666572 20747970 65000000 6c696768 ffer type...ligh │ │ │ │ - 0x001d8ee4 745f0000 5f253034 78000000 66756e63 t_.._%04x...func │ │ │ │ - 0x001d8ef4 74696f6e 20000000 2829207b 205b6c69 tion ...() { [li │ │ │ │ - 0x001d8f04 67687466 756e6320 636f6465 5d207d00 ghtfunc code] }. │ │ │ │ - 0x001d8f14 63616e6e 6f742073 7472696e 6720636f cannot string co │ │ │ │ - 0x001d8f24 65726365 2053796d 626f6c00 ff256c78 erce Symbol..%lx │ │ │ │ - 0x001d8f34 2d256c78 00000000 62617365 36342065 -%lx....base64 e │ │ │ │ - 0x001d8f44 6e636f64 65206661 696c6564 00000000 ncode failed.... │ │ │ │ - 0x001d8f54 68657820 6465636f 64652066 61696c65 hex decode faile │ │ │ │ - 0x001d8f64 64000000 53796d62 6f6c2800 66756e63 d...Symbol(.func │ │ │ │ - 0x001d8f74 74696f6e 20257328 29207b20 5b65636d tion %s() { [ecm │ │ │ │ - 0x001d8f84 61736372 69707420 636f6465 5d207d00 ascript code] }. │ │ │ │ - 0x001d8f94 66756e63 74696f6e 20257328 29207b20 function %s() { │ │ │ │ - 0x001d8fa4 5b6e6174 69766520 636f6465 5d207d00 [native code] }. │ │ │ │ - 0x001d8fb4 66756e63 74696f6e 20257328 29207b20 function %s() { │ │ │ │ - 0x001d8fc4 5b626f75 6e642063 6f64655d 207d0000 [bound code] }.. │ │ │ │ - 0x001d8fd4 5b616e6f 6e5d0000 20737472 69637400 [anon].. strict. │ │ │ │ - 0x001d8fe4 20746169 6c63616c 6c000000 20636f6e tailcall... con │ │ │ │ - 0x001d8ff4 73747275 63740000 20646972 65637465 struct.. directe │ │ │ │ - 0x001d9004 76616c00 20707265 76656e74 73796965 val. preventsyie │ │ │ │ - 0x001d9014 6c640000 61742025 73206c69 67687425 ld..at %s light% │ │ │ │ - 0x001d9024 73257325 73257325 73000000 61742025 s%s%s%s%s...at % │ │ │ │ - 0x001d9034 73202825 7329206e 61746976 65257325 s (%s) native%s% │ │ │ │ - 0x001d9044 73257325 73257300 61742025 73202825 s%s%s%s.at %s (% │ │ │ │ - 0x001d9054 733a256c 75292573 25732573 25732573 s:%lu)%s%s%s%s%s │ │ │ │ - 0x001d9064 00000000 6174205b 616e6f6e 5d202825 ....at [anon] (% │ │ │ │ - 0x001d9074 733a256c 64292069 6e746572 6e616c00 s:%ld) internal. │ │ │ │ - 0x001d9084 62617365 36342064 65636f64 65206661 base64 decode fa │ │ │ │ - 0x001d9094 696c6564 00000000 756e6361 75676874 iled....uncaught │ │ │ │ - 0x001d90a4 3a202573 00000000 696e7661 6c696420 : %s....invalid │ │ │ │ - 0x001d90b4 73746174 65000000 696e7661 6c696420 state...invalid │ │ │ │ - 0x001d90c4 62797465 636f6465 00000000 63616e6e bytecode....cann │ │ │ │ - 0x001d90d4 6f742064 656c6574 65207072 6f706572 ot delete proper │ │ │ │ - 0x001d90e4 74792025 73206f66 20257300 696e7661 ty %s of %s.inva │ │ │ │ - 0x001d90f4 6c696420 62617365 2076616c 75650000 lid base value.. │ │ │ │ - 0x001d9104 6379636c 69632069 6e707574 00000000 cyclic input.... │ │ │ │ - 0x001d9114 656e636f 64652072 65637572 73696f6e encode recursion │ │ │ │ - 0x001d9124 206c696d 69740000 6465636c 61726174 limit..declarat │ │ │ │ - 0x001d9134 696f6e20 6661696c 65640000 696e7661 ion failed..inva │ │ │ │ - 0x001d9144 6c696420 74726170 20726573 756c7400 lid trap result. │ │ │ │ - 0x001d9154 28257029 00000000 286e756c 6c290000 (%p)....(null).. │ │ │ │ - 0x001d9164 7b225f70 7472223a 22257022 7d000000 {"_ptr":"%p"}... │ │ │ │ - 0x001d9174 7b225f70 7472223a 226e756c 6c227d00 {"_ptr":"null"}. │ │ │ │ - 0x001d9184 6374783a 20746f70 3d256c64 2c207374 ctx: top=%ld, st │ │ │ │ - 0x001d9194 61636b3d 25730000 66756e63 74696f6e ack=%s..function │ │ │ │ - 0x001d91a4 28000000 297b0000 0a7d0000 616e6f6e (...){...}..anon │ │ │ │ - 0x001d91b4 796d6f75 73000000 6e6f2073 6f757263 ymous...no sourc │ │ │ │ - 0x001d91c4 65636f64 65000000 626f756e 64200000 ecode...bound .. │ │ │ │ - 0x001d91d4 6c6c2070 66206e6c 20703220 61382061 ll pf nl p2 a8 a │ │ │ │ - 0x001d91e4 726d3332 206c696e 75782067 63630000 rm32 linux gcc.. │ │ │ │ - 0x001d91f4 6465636f 64652072 65637572 73696f6e decode recursion │ │ │ │ - 0x001d9204 206c696d 69740000 66617461 6c000000 limit..fatal... │ │ │ │ - 0x001d9214 69676e6f 7265424f 4d000000 74656d70 ignoreBOM...temp │ │ │ │ - 0x001d9224 206c696d 69740000 63626f72 20656e63 limit..cbor enc │ │ │ │ - 0x001d9234 6f646520 6572726f 72000000 63626f72 ode error...cbor │ │ │ │ - 0x001d9244 20646563 6f646520 6572726f 72000000 decode error... │ │ │ │ - 0x001d9254 74726169 6c696e67 20676172 62616765 trailing garbage │ │ │ │ - 0x001d9264 00000000 70617273 65206572 726f7200 ....parse error. │ │ │ │ - 0x001d9274 756e7465 726d696e 61746564 20636f6d unterminated com │ │ │ │ - 0x001d9284 6d656e74 00000000 756e7465 726d696e ment....untermin │ │ │ │ - 0x001d9294 61746564 20726567 65787000 756e7465 ated regexp.unte │ │ │ │ - 0x001d92a4 726d696e 61746564 20737472 696e6700 rminated string. │ │ │ │ - 0x001d92b4 696e7661 6c696420 746f6b65 6e000000 invalid token... │ │ │ │ - 0x001d92c4 696e7661 6c696420 6e756d62 6572206c invalid number l │ │ │ │ - 0x001d92d4 69746572 616c0000 66756e63 74696f6e iteral..function │ │ │ │ - 0x001d92e4 20737461 74656d65 6e74206e 6f742061 statement not a │ │ │ │ - 0x001d92f4 6c6c6f77 65640000 656d7074 79206578 llowed..empty ex │ │ │ │ - 0x001d9304 70726573 73696f6e 206e6f74 20616c6c pression not all │ │ │ │ - 0x001d9314 6f776564 00000000 696e7661 6c696420 owed....invalid │ │ │ │ - 0x001d9324 666f7220 73746174 656d656e 74000000 for statement... │ │ │ │ - 0x001d9334 696e7661 6c696420 62726561 6b2f636f invalid break/co │ │ │ │ - 0x001d9344 6e74696e 7565206c 6162656c 00000000 ntinue label.... │ │ │ │ - 0x001d9354 696e7661 6c696420 72657475 726e0000 invalid return.. │ │ │ │ - 0x001d9364 77697468 20696e20 73747269 6374206d with in strict m │ │ │ │ - 0x001d9374 6f646500 696e7661 6c696420 73776974 ode.invalid swit │ │ │ │ - 0x001d9384 63682073 74617465 6d656e74 00000000 ch statement.... │ │ │ │ - 0x001d9394 696e7661 6c696420 7468726f 77000000 invalid throw... │ │ │ │ - 0x001d93a4 696e7661 6c696420 74727900 75736520 invalid try.use │ │ │ │ - 0x001d93b4 73747269 63740000 75736520 64756b20 strict..use duk │ │ │ │ - 0x001d93c4 6e6f7461 696c0000 756e7465 726d696e notail..untermin │ │ │ │ - 0x001d93d4 61746564 20737461 74656d65 6e740000 ated statement.. │ │ │ │ - 0x001d93e4 696e7661 6c696420 61726775 6d656e74 invalid argument │ │ │ │ - 0x001d93f4 206e616d 65000000 696e7661 6c696420 name...invalid │ │ │ │ - 0x001d9404 66756e63 74696f6e 206e616d 65000000 function name... │ │ │ │ - 0x001d9414 696e7661 6c696420 67657474 65722f73 invalid getter/s │ │ │ │ - 0x001d9424 65747465 72206e61 6d650000 66756e63 etter name..func │ │ │ │ - 0x001d9434 74696f6e 206e616d 65207265 71756972 tion name requir │ │ │ │ - 0x001d9444 65640000 65787065 63746564 20696465 ed..expected ide │ │ │ │ - 0x001d9454 6e746966 69657200 66756e63 74696f6e ntifier.function │ │ │ │ - 0x001d9464 206c696d 69740000 696e7661 6c696420 limit..invalid │ │ │ │ - 0x001d9474 61727261 79206c69 74657261 6c000000 array literal... │ │ │ │ - 0x001d9484 696e7661 6c696420 6f626a65 6374206c invalid object l │ │ │ │ - 0x001d9494 69746572 616c0000 63616e6e 6f742064 iteral..cannot d │ │ │ │ - 0x001d94a4 656c6574 65206964 656e7469 66696572 elete identifier │ │ │ │ - 0x001d94b4 00000000 696e7661 6c696420 65787072 ....invalid expr │ │ │ │ - 0x001d94c4 65737369 6f6e0000 696e7661 6c696420 ession..invalid │ │ │ │ - 0x001d94d4 6e65772e 74617267 65740000 696e7661 new.target..inva │ │ │ │ - 0x001d94e4 6c696420 76617269 61626c65 20646563 lid variable dec │ │ │ │ - 0x001d94f4 6c617261 74696f6e 00000000 636f6e74 laration....cont │ │ │ │ - 0x001d9504 656e742f 68616e64 6c657273 2f6a6176 ent/handlers/jav │ │ │ │ - 0x001d9514 61736372 6970742f 66657463 6865722e ascript/fetcher. │ │ │ │ - 0x001d9524 63000000 636f6e74 656e742f 68616e64 c...content/hand │ │ │ │ - 0x001d9534 6c657273 2f746578 742f7465 7874706c lers/text/textpl │ │ │ │ - 0x001d9544 61696e2e 63000000 656e636f 64696e67 ain.c...encoding │ │ │ │ - 0x001d9554 20213d20 4e554c4c 00000000 636f6e74 != NULL....cont │ │ │ │ - 0x001d9564 656e7420 25702077 3a256420 683a2564 ent %p w:%d h:%d │ │ │ │ - 0x001d9574 00000000 41424344 45464748 00000000 ....ABCDEFGH.... │ │ │ │ - 0x001d9584 6f757420 6f66206d 656d6f72 7920286c out of memory (l │ │ │ │ - 0x001d9594 696e655f 636f756e 7420256c 75290000 ine_count %lu).. │ │ │ │ - 0x001d95a4 efbfbd00 73746172 74203c3d 20656e64 ....start <= end │ │ │ │ - 0x001d95b4 00000000 656e6420 3c3d2074 6578742d ....end <= text- │ │ │ │ - 0x001d95c4 3e757466 385f6461 74615f73 697a6500 >utf8_data_size. │ │ │ │ - 0x001d95d4 6170706c 69636174 696f6e2f 6a736f6e application/json │ │ │ │ - 0x001d95e4 00000000 4572726f 7220696e 2063616c ....Error in cal │ │ │ │ - 0x001d95f4 6c626163 6b3a2025 64000000 4d697363 lback: %d...Misc │ │ │ │ - 0x001d9604 4572726f 72000000 556e6163 63657074 Error...Unaccept │ │ │ │ - 0x001d9614 61626c65 54797065 00000000 636f6e74 ableType....cont │ │ │ │ - 0x001d9624 656e742f 686c6361 6368652e 63000000 ent/hlcache.c... │ │ │ │ - 0x001d9634 6374782d 3e6c6c63 61636865 203d3d20 ctx->llcache == │ │ │ │ - 0x001d9644 68616e64 6c650000 30202626 20224d49 handle..0 && "MI │ │ │ │ - 0x001d9654 4d452073 6e696666 20666169 6c656420 ME sniff failed │ │ │ │ - 0x001d9664 77697468 20646174 61220000 63622021 with data"..cb ! │ │ │ │ - 0x001d9674 3d204e55 4c4c0000 68616e64 6c652021 = NULL..handle ! │ │ │ │ - 0x001d9684 3d204e55 4c4c0000 25752063 6f6e7465 = NULL..%u conte │ │ │ │ - 0x001d9694 6e747320 72656d61 696e2062 65666f72 nts remain befor │ │ │ │ - 0x001d96a4 65206361 63686520 64726169 6e000000 e cache drain... │ │ │ │ - 0x001d96b4 25752063 6f6e7465 6e747320 72656d61 %u contents rema │ │ │ │ - 0x001d96c4 696e696e 67206166 74657220 6265696e ining after bein │ │ │ │ - 0x001d96d4 6720706f 6c697465 00000000 25752063 g polite....%u c │ │ │ │ - 0x001d96e4 6f6e7465 6e747320 72656d61 696e696e ontents remainin │ │ │ │ - 0x001d96f4 673a0000 09257020 3a202573 20282575 g:...%p : %s (%u │ │ │ │ - 0x001d9704 20757365 72732900 09257000 6869742f users)..%p.hit/ │ │ │ │ - 0x001d9714 6d697373 2025642f 25640000 46696e61 miss %d/%d..Fina │ │ │ │ - 0x001d9724 6c697369 6e67206c 6f772d6c 6576656c lising low-level │ │ │ │ - 0x001d9734 20636163 68650000 43757272 656e7420 cache..Current │ │ │ │ - 0x001d9744 62616e64 77696474 6820256c 6c75206c bandwidth %llu l │ │ │ │ - 0x001d9754 65737320 7468616e 206d696e 696d756d ess than minimum │ │ │ │ - 0x001d9764 20257a75 00000000 636f6e74 656e742f %zu....content/ │ │ │ │ - 0x001d9774 6c6c6361 6368652e 63000000 75736572 llcache.c...user │ │ │ │ - 0x001d9784 20213d20 4e554c4c 00000000 6f626a65 != NULL....obje │ │ │ │ - 0x001d9794 63742d3e 75736572 7320213d 204e554c ct->users != NUL │ │ │ │ - 0x001d97a4 4c000000 75736572 2d3e6861 6e646c65 L...user->handle │ │ │ │ - 0x001d97b4 203d3d20 4e554c4c 207c7c20 75736572 == NULL || user │ │ │ │ - 0x001d97c4 2d3e6861 6e646c65 2d3e6f62 6a656374 ->handle->object │ │ │ │ - 0x001d97d4 203d3d20 6f626a65 63740000 28757365 == object..(use │ │ │ │ - 0x001d97e4 722d3e70 72657620 213d204e 554c4c29 r->prev != NULL) │ │ │ │ - 0x001d97f4 207c7c20 286f626a 6563742d 3e757365 || (object->use │ │ │ │ - 0x001d9804 7273203d 3d207573 65722900 75736572 rs == user).user │ │ │ │ - 0x001d9814 2d3e6e65 7874203d 3d204e55 4c4c0000 ->next == NULL.. │ │ │ │ - 0x001d9824 75736572 2d3e7072 6576203d 3d204e55 user->prev == NU │ │ │ │ - 0x001d9834 4c4c0000 68616e64 6c652d3e 6f626a65 LL..handle->obje │ │ │ │ - 0x001d9844 63742021 3d204e55 4c4c0000 53747269 ct != NULL..Stri │ │ │ │ - 0x001d9854 63742d54 72616e73 706f7274 2d536563 ct-Transport-Sec │ │ │ │ - 0x001d9864 75726974 79000000 75736572 2d3e6861 urity...user->ha │ │ │ │ - 0x001d9874 6e646c65 20213d20 4e554c4c 00000000 ndle != NULL.... │ │ │ │ - 0x001d9884 4f766572 666c6f77 6564206d 65746164 Overflowed metad │ │ │ │ - 0x001d9894 61746120 62756666 65720000 4f757470 ata buffer..Outp │ │ │ │ - 0x001d98a4 75742065 72726f72 00000000 4f766572 ut error....Over │ │ │ │ - 0x001d98b4 72616e20 74696d65 736c6f74 00000000 ran timeslot.... │ │ │ │ - 0x001d98c4 49662d4e 6f6e652d 4d617463 683a2025 If-None-Match: % │ │ │ │ - 0x001d98d4 73000000 49662d4d 6f646966 6965642d s...If-Modified- │ │ │ │ - 0x001d98e4 53696e63 653a2025 73000000 52656665 Since: %s...Refe │ │ │ │ - 0x001d98f4 7265723a 20257300 48545450 2f000000 rer: %s.HTTP/... │ │ │ │ - 0x001d9904 50726f63 65737369 6e672044 61746520 Processing Date │ │ │ │ - 0x001d9914 68656164 65722076 616c7565 20222573 header value "%s │ │ │ │ - 0x001d9924 22207265 7475726e 65642025 64000000 " returned %d... │ │ │ │ - 0x001d9934 45546167 00000000 4e6f206d 656d6f72 ETag....No memor │ │ │ │ - 0x001d9944 7920746f 20647570 6c696361 74652045 y to duplicate E │ │ │ │ - 0x001d9954 54616700 45787069 72657300 50726f63 Tag.Expires.Proc │ │ │ │ - 0x001d9964 65737369 6e672045 78706972 65732068 essing Expires h │ │ │ │ - 0x001d9974 65616465 72207661 6c756520 22257322 eader value "%s" │ │ │ │ - 0x001d9984 20726574 75726e65 64202564 00000000 returned %d.... │ │ │ │ - 0x001d9994 43616368 652d436f 6e74726f 6c000000 Cache-Control... │ │ │ │ - 0x001d99a4 4c617374 2d4d6f64 69666965 64000000 Last-Modified... │ │ │ │ - 0x001d99b4 52657472 69657669 6e67206d 65746164 Retrieving metad │ │ │ │ - 0x001d99c4 61746100 50726f63 65737369 6e672072 ata.Processing r │ │ │ │ - 0x001d99d4 65747269 65766564 20646174 61000000 etrieved data... │ │ │ │ - 0x001d99e4 476f7420 6d657461 64617461 20666f72 Got metadata for │ │ │ │ - 0x001d99f4 20257320 696e7374 65616420 6f662025 %s instead of % │ │ │ │ - 0x001d9a04 73000000 6d657461 64617461 20657272 s...metadata err │ │ │ │ - 0x001d9a14 6f72206f 6e206c69 6e652025 64206572 or on line %d er │ │ │ │ - 0x001d9a24 726f7220 636f6465 2025640a 00000000 ror code %d..... │ │ │ │ - 0x001d9a34 43616c6c 6261636b 20686170 70656e65 Callback happene │ │ │ │ - 0x001d9a44 64206166 74657220 6c6c6361 63686520 d after llcache │ │ │ │ - 0x001d9a54 66696e61 6c697361 74696f6e 00000000 finalisation.... │ │ │ │ - 0x001d9a64 546f6f20 6d616e79 206e6573 74656420 Too many nested │ │ │ │ - 0x001d9a74 72656469 72656374 73000000 42616452 redirects...BadR │ │ │ │ - 0x001d9a84 65646972 65637400 556e6162 6c652074 edirect.Unable t │ │ │ │ - 0x001d9a94 6f206475 706c6963 61746520 63657274 o duplicate cert │ │ │ │ - 0x001d9aa4 20636861 696e2069 6e746f20 63616368 chain into cach │ │ │ │ - 0x001d9ab4 653a2025 73000000 46657463 68466169 e: %s...FetchFai │ │ │ │ - 0x001d9ac4 6c656400 6c6c6361 63686520 696e6974 led.llcache init │ │ │ │ - 0x001d9ad4 69616c69 73696e67 20776974 68206120 ialising with a │ │ │ │ - 0x001d9ae4 6c696d69 74206f66 20257520 62797465 limit of %u byte │ │ │ │ - 0x001d9af4 73000000 4261636b 696e6720 73746f72 s...Backing stor │ │ │ │ - 0x001d9b04 65207772 6f746520 256c6c75 20627974 e wrote %llu byt │ │ │ │ - 0x001d9b14 65732069 6e20256c 6c75206d 73202861 es in %llu ms (a │ │ │ │ - 0x001d9b24 76657261 67652025 6c6c7520 62797465 verage %llu byte │ │ │ │ - 0x001d9b34 732f7365 636f6e64 29000000 47494638 s/second)...GIF8 │ │ │ │ - 0x001d9b44 37610000 57454250 56500000 feff0000 7a..WEBPVP...... │ │ │ │ - 0x001d9b54 3c21444f 43545950 45204854 4d4c0000 <!DOCTYPE HTML.. │ │ │ │ - 0x001d9b64 636f6e74 656e742f 6d696d65 736e6966 content/mimesnif │ │ │ │ - 0x001d9b74 662e6300 52494646 00000000 3c3f786d f.c.RIFF....<?xm │ │ │ │ - 0x001d9b84 6c000000 63742d3e 6d656469 615f7479 l...ct->media_ty │ │ │ │ - 0x001d9b94 70652021 3d204e55 4c4c0000 72737300 pe != NULL..rss. │ │ │ │ - 0x001d9ba4 66656564 00000000 7264663a 52444600 feed....rdf:RDF. │ │ │ │ - 0x001d9bb4 68747470 3a2f2f70 75726c2e 6f72672f http://purl.org/ │ │ │ │ - 0x001d9bc4 7273732f 312e3000 68747470 3a2f2f77 rss/1.0.http://w │ │ │ │ - 0x001d9bd4 77772e77 332e6f72 672f3139 39392f30 ww.w3.org/1999/0 │ │ │ │ - 0x001d9be4 322f3232 2d726466 2d73796e 7461782d 2/22-rdf-syntax- │ │ │ │ - 0x001d9bf4 6e732300 47494638 39610000 89504e47 ns#.GIF89a...PNG │ │ │ │ - 0x001d9c04 0d0a1a0a 00000000 ffd8ff00 424d0000 ............BM.. │ │ │ │ - 0x001d9c14 ff0a0000 3c48544d 4c000000 3c484541 ....<HTML...<HEA │ │ │ │ - 0x001d9c24 44000000 3c534352 49505400 3c494652 D...<SCRIPT.<IFR │ │ │ │ - 0x001d9c34 414d4500 3c483100 3c444956 00000000 AME.<H1.<DIV.... │ │ │ │ - 0x001d9c44 3c464f4e 54000000 3c544142 4c450000 <FONT...<TABLE.. │ │ │ │ - 0x001d9c54 3c410000 3c535459 4c450000 3c544954 <A..<STYLE..<TIT │ │ │ │ - 0x001d9c64 4c450000 3c420000 3c424f44 59000000 LE..<B..<BODY... │ │ │ │ - 0x001d9c74 3c425200 3c500000 3c212d2d 00000000 <BR.<P..<!--.... │ │ │ │ - 0x001d9c84 fffe0000 efbbbf00 57415645 00000000 ........WAVE.... │ │ │ │ - 0x001d9c94 1a45dfa3 00000000 504b0304 00000000 .E......PK...... │ │ │ │ - 0x001d9ca4 1f8b0800 25215053 2d41646f 62652d00 ....%!PS-Adobe-. │ │ │ │ - 0x001d9cb4 25504446 2d000000 74657874 2f706c61 %PDF-...text/pla │ │ │ │ - 0x001d9cc4 696e3b20 63686172 7365743d 49534f2d in; charset=ISO- │ │ │ │ - 0x001d9cd4 38383539 2d310000 74657874 2f706c61 8859-1..text/pla │ │ │ │ - 0x001d9ce4 696e3b20 63686172 7365743d 69736f2d in; charset=iso- │ │ │ │ - 0x001d9cf4 38383539 2d310000 74657874 2f706c61 8859-1..text/pla │ │ │ │ - 0x001d9d04 696e3b20 63686172 7365743d 5554462d in; charset=UTF- │ │ │ │ - 0x001d9d14 38000000 636f6e74 656e742f 74657874 8...content/text │ │ │ │ - 0x001d9d24 73656172 63682e63 00000000 74657874 search.c....text │ │ │ │ - 0x001d9d34 73656172 63682021 3d204e55 4c4c0000 search != NULL.. │ │ │ │ - 0x001d9d44 636f6e74 656e742f 75726c64 622e6300 content/urldb.c. │ │ │ │ - 0x001d9d54 75726c5f 63616c6c 6261636b 207c7c20 url_callback || │ │ │ │ - 0x001d9d64 636f6f6b 69655f63 616c6c62 61636b00 cookie_callback. │ │ │ │ - 0x001d9d74 702d3e75 726c0000 5065726d 69747300 p->url..Permits. │ │ │ │ - 0x001d9d84 44656e69 65730000 09257320 696e7661 Denies...%s inva │ │ │ │ - 0x001d9d94 6c696420 53534c20 63657274 73000000 lid SSL certs... │ │ │ │ - 0x001d9da4 702d3e73 6368656d 6520213d 204e554c p->scheme != NUL │ │ │ │ - 0x001d9db4 4c000000 09257320 3a202575 00000000 L....%s : %u.... │ │ │ │ - 0x001d9dc4 09092725 73270000 09090923 25730000 ..'%s'.....#%s.. │ │ │ │ - 0x001d9dd4 5741524e 494e473a 2063616c 6c656420 WARNING: called │ │ │ │ - 0x001d9de4 77697468 206e6f6e 2d686f73 74202725 with non-host '% │ │ │ │ - 0x001d9df4 73270000 30313233 34353637 38396162 s'..0123456789ab │ │ │ │ - 0x001d9e04 63646566 41424344 45465b5d 2e3a0000 cdefABCDEF[].:.. │ │ │ │ - 0x001d9e14 70617274 20262620 70617265 6e740000 part && parent.. │ │ │ │ - 0x001d9e24 7365676d 656e7400 73636865 6d652026 segment.scheme & │ │ │ │ - 0x001d9e34 26207365 676d656e 74202626 20706172 & segment && par │ │ │ │ - 0x001d9e44 656e7400 73636865 6d652026 2620686f ent.scheme && ho │ │ │ │ - 0x001d9e54 73742026 26207572 6c000000 726f6f74 st && url...root │ │ │ │ - 0x001d9e64 20262620 70726566 69782026 26206361 && prefix && ca │ │ │ │ - 0x001d9e74 6c6c6261 636b0000 61202626 20612021 llback..a && a ! │ │ │ │ - 0x001d9e84 3d202664 625f726f 6f742026 26206200 = &db_root && b. │ │ │ │ - 0x001d9e94 756e7573 65640000 66702026 26207061 unused..fp && pa │ │ │ │ - 0x001d9ea4 72656e74 00000000 25640925 73092564 rent....%d.%s.%d │ │ │ │ - 0x001d9eb4 09257309 25640925 64092564 09256409 .%s.%d.%d.%d.%d. │ │ │ │ - 0x001d9ec4 25640925 64092573 09257309 25640925 %d.%d.%s.%s.%d.% │ │ │ │ - 0x001d9ed4 73092573 0925730a 00000000 726f6f74 s.%s.%s.....root │ │ │ │ - 0x001d9ee4 20262620 686f7374 00000000 446f6d61 && host....Doma │ │ │ │ - 0x001d9ef4 696e0000 4d61782d 41676500 56657273 in..Max-Age.Vers │ │ │ │ - 0x001d9f04 696f6e00 53656375 72650000 48747470 ion.Secure..Http │ │ │ │ - 0x001d9f14 4f6e6c79 00000000 726f6f74 20262620 Only....root && │ │ │ │ - 0x001d9f24 6e000000 61202626 20620000 726f6f74 n...a && b..root │ │ │ │ - 0x001d9f34 20262620 64617461 00000000 75726c20 && data....url │ │ │ │ - 0x001d9f44 26262063 6f6f6b69 65202626 202a636f && cookie && *co │ │ │ │ - 0x001d9f54 6f6b6965 00000000 70617265 6e742d3e okie....parent-> │ │ │ │ - 0x001d9f64 7365676d 656e7420 3d3d204e 554c4c00 segment == NULL. │ │ │ │ - 0x001d9f74 70617468 20697320 25730000 70617468 path is %s..path │ │ │ │ - 0x001d9f84 5b305d20 3d3d2027 2f270000 25732025 [0] == '/'..%s % │ │ │ │ - 0x001d9f94 69200000 252e2a73 0a000000 25640a00 i ..%.*s....%d.. │ │ │ │ - 0x001d9fa4 300a0000 4c6f6164 696e6720 55524c20 0...Loading URL │ │ │ │ - 0x001d9fb4 66696c65 20257300 4661696c 65642074 file %s.Failed t │ │ │ │ - 0x001d9fc4 6f206f70 656e2066 696c6520 27257327 o open file '%s' │ │ │ │ - 0x001d9fd4 20666f72 20726561 64696e67 00000000 for reading.... │ │ │ │ - 0x001d9fe4 556e7375 70706f72 74656420 55524c20 Unsupported URL │ │ │ │ - 0x001d9ff4 66696c65 20766572 73696f6e 2e000000 file version.... │ │ │ │ - 0x001da004 556e6b6e 6f776e20 55524c20 66696c65 Unknown URL file │ │ │ │ - 0x001da014 20766572 73696f6e 2e000000 4661696c version....Fail │ │ │ │ - 0x001da024 65642061 6464696e 6720686f 73743a20 ed adding host: │ │ │ │ - 0x001da034 27257327 00000000 4e6f2055 524c7320 '%s'....No URLs │ │ │ │ - 0x001da044 666f7220 27257327 00000000 25733a2f for '%s'....%s:/ │ │ │ │ - 0x001da054 2f257325 73257325 73000000 4661696c /%s%s%s%s...Fail │ │ │ │ - 0x001da064 65642069 6e736572 74696e67 20272573 ed inserting '%s │ │ │ │ - 0x001da074 27000000 53756363 65737366 756c6c79 '...Successfully │ │ │ │ - 0x001da084 206c6f61 64656420 55524c20 66696c65 loaded URL file │ │ │ │ - 0x001da094 00000000 4661696c 65642074 6f206f70 ....Failed to op │ │ │ │ - 0x001da0a4 656e2066 696c6520 27257327 20666f72 en file '%s' for │ │ │ │ - 0x001da0b4 20777269 74696e67 00000000 70617468 writing....path │ │ │ │ - 0x001da0c4 5f717565 72792021 3d204e55 4c4c0000 _query != NULL.. │ │ │ │ - 0x001da0d4 75726c20 26262072 65616c6d 20262620 url && realm && │ │ │ │ - 0x001da0e4 61757468 00000000 252e2a73 00000000 auth....%.*s.... │ │ │ │ - 0x001da0f4 7777772e 00000000 7777772e 25730000 www.....www.%s.. │ │ │ │ - 0x001da104 63616c6c 6261636b 00000000 75726c20 callback....url │ │ │ │ - 0x001da114 26262068 65616465 72000000 646f6d61 && header...doma │ │ │ │ - 0x001da124 696e2025 73207761 73206120 7075626c in %s was a publ │ │ │ │ - 0x001da134 69632073 75666669 7820646f 6d61696e ic suffix domain │ │ │ │ - 0x001da144 00000000 632d3e64 6f6d6169 6e5b305d ....c->domain[0] │ │ │ │ - 0x001da154 203d3d20 272e2700 24566572 73696f6e == '.'.$Version │ │ │ │ - 0x001da164 3d256400 63202626 20757365 64202626 =%d.c && used && │ │ │ │ - 0x001da174 20616c6c 6f632026 26206275 66202626 alloc && buf && │ │ │ │ - 0x001da184 202a6275 66000000 3b202573 3d000000 *buf...; %s=... │ │ │ │ - 0x001da194 22257322 00000000 28293c3e 402c3b3a "%s"....()<>@,;: │ │ │ │ - 0x001da1a4 5c222f5b 5d3f3d7b 7d200900 3b202450 \"/[]?={} ..; $P │ │ │ │ - 0x001da1b4 6174683d 00000000 3b202444 6f6d6169 ath=....; $Domai │ │ │ │ - 0x001da1c4 6e3d0000 56657273 696f6e3a 00000000 n=..Version:.... │ │ │ │ - 0x001da1d4 4f766572 72616e20 696e7075 74000000 Overran input... │ │ │ │ - 0x001da1e4 556e7375 70706f72 74656420 436f6f6b Unsupported Cook │ │ │ │ - 0x001da1f4 69652066 696c6520 76657273 696f6e00 ie file version. │ │ │ │ - 0x001da204 70203c3d 20656e64 00000000 73636865 p <= end....sche │ │ │ │ - 0x001da214 6d655b30 5d20213d 20277527 00000000 me[0] != 'u'.... │ │ │ │ - 0x001da224 23204e65 74537572 6620636f 6f6b6965 # NetSurf cookie │ │ │ │ - 0x001da234 73206669 6c652e0a 230a2320 4c696e65 s file..#.# Line │ │ │ │ - 0x001da244 73207374 61727469 6e672077 69746820 s starting with │ │ │ │ - 0x001da254 61202723 27206172 6520636f 6d6d656e a '#' are commen │ │ │ │ - 0x001da264 74732c20 626c616e 6b206c69 6e657320 ts, blank lines │ │ │ │ - 0x001da274 61726520 69676e6f 7265642e 0a230a23 are ignored..#.# │ │ │ │ - 0x001da284 20416c6c 206c696e 65732070 72696f72 All lines prior │ │ │ │ - 0x001da294 20746f20 22566572 73696f6e 3a092564 to "Version:.%d │ │ │ │ - 0x001da2a4 22206172 65206469 73636172 6465642e " are discarded. │ │ │ │ - 0x001da2b4 0a230a23 20566572 73696f6e 09446f6d .#.# Version.Dom │ │ │ │ - 0x001da2c4 61696e09 446f6d61 696e2066 726f6d20 ain.Domain from │ │ │ │ - 0x001da2d4 5365742d 436f6f6b 69650950 61746809 Set-Cookie.Path. │ │ │ │ - 0x001da2e4 50617468 2066726f 6d205365 742d436f Path from Set-Co │ │ │ │ - 0x001da2f4 6f6b6965 09536563 75726509 48545450 okie.Secure.HTTP │ │ │ │ - 0x001da304 2d4f6e6c 79094578 70697265 73094c61 -Only.Expires.La │ │ │ │ - 0x001da314 73742075 73656409 4e6f2064 65737472 st used.No destr │ │ │ │ - 0x001da324 6f79094e 616d6509 56616c75 65095661 oy.Name.Value.Va │ │ │ │ - 0x001da334 6c756520 77617320 71756f74 65640953 lue was quoted.S │ │ │ │ - 0x001da344 6368656d 65095552 4c09436f 6d6d656e cheme.URL.Commen │ │ │ │ - 0x001da354 740a0000 56657273 696f6e3a 0925640a t...Version:.%d. │ │ │ │ - 0x001da364 00000000 20707265 206d756c 7469706c .... pre multipl │ │ │ │ - 0x001da374 69656420 616c7068 61000000 53657474 ied alpha...Sett │ │ │ │ - 0x001da384 696e6720 636f7265 20626974 6d617020 ing core bitmap │ │ │ │ - 0x001da394 666f726d 61742074 6f3a2025 73257300 format to: %s%s. │ │ │ │ - 0x001da3a4 53616e69 74697365 64206c61 796f7574 Sanitised layout │ │ │ │ - 0x001da3b4 20746f3a 20257300 42797465 2d776973 to: %s.Byte-wis │ │ │ │ - 0x001da3c4 65205247 42410000 42797465 2d776973 e RGBA..Byte-wis │ │ │ │ - 0x001da3d4 65204247 52410000 42797465 2d776973 e BGRA..Byte-wis │ │ │ │ - 0x001da3e4 65204152 47420000 42797465 2d776973 e ARGB..Byte-wis │ │ │ │ - 0x001da3f4 65204142 47520000 30785252 47474242 e ABGR..0xRRGGBB │ │ │ │ - 0x001da404 41412028 6e617469 76652065 6e646961 AA (native endia │ │ │ │ - 0x001da414 6e290000 30784242 47475252 41412028 n)..0xBBGGRRAA ( │ │ │ │ - 0x001da424 6e617469 76652065 6e646961 6e290000 native endian).. │ │ │ │ - 0x001da434 30784141 52524747 42422028 6e617469 0xAARRGGBB (nati │ │ │ │ - 0x001da444 76652065 6e646961 6e290000 30784141 ve endian)..0xAA │ │ │ │ - 0x001da454 42424747 52522028 6e617469 76652065 BBGGRR (native e │ │ │ │ - 0x001da464 6e646961 6e290000 6465736b 746f702f ndian)..desktop/ │ │ │ │ - 0x001da474 6269746d 61702e63 00000000 436c616d bitmap.c....Clam │ │ │ │ - 0x001da484 70696e67 20696e76 616c6964 20445049 ping invalid DPI │ │ │ │ - 0x001da494 20256420 746f2025 64000000 6465736b %d to %d...desk │ │ │ │ - 0x001da4a4 746f702f 62726f77 7365722e 63000000 top/browser.c... │ │ │ │ - 0x001da4b4 6465736b 746f702f 62726f77 7365725f desktop/browser_ │ │ │ │ - 0x001da4c4 68697374 6f72792e 63000000 656e7472 history.c...entr │ │ │ │ - 0x001da4d4 79000000 656e7472 792d3e70 6167652e y...entry->page. │ │ │ │ - 0x001da4e4 75726c00 656e7472 792d3e70 6167652e url.entry->page. │ │ │ │ - 0x001da4f4 7469746c 65000000 496e7375 66666963 title...Insuffic │ │ │ │ - 0x001da504 69656e74 206d656d 6f727920 746f2063 ient memory to c │ │ │ │ - 0x001da514 6c6f6e65 20686973 746f7279 00000000 lone history.... │ │ │ │ - 0x001da524 62770000 62772d3e 68697374 6f727900 bw..bw->history. │ │ │ │ - 0x001da534 5468756d 626e6169 6c207265 6e646572 Thumbnail render │ │ │ │ - 0x001da544 20666169 6c656400 62772021 3d204e55 failed.bw != NU │ │ │ │ - 0x001da554 4c4c0000 68697374 6f72792d 3e637572 LL..history->cur │ │ │ │ - 0x001da564 72656e74 2d3e7061 67652e75 726c0000 rent->page.url.. │ │ │ │ - 0x001da574 68697374 6f72792d 3e637572 72656e74 history->current │ │ │ │ - 0x001da584 2d3e7061 67652e74 69746c65 00000000 ->page.title.... │ │ │ │ - 0x001da594 55706461 74696e67 20686973 746f7279 Updating history │ │ │ │ - 0x001da5a4 20656e74 72792066 6f722025 73000000 entry for %s... │ │ │ │ - 0x001da5b4 55706461 74656420 7363726f 6c6c206f Updated scroll o │ │ │ │ - 0x001da5c4 66667365 74732074 6f202567 20627920 ffsets to %g by │ │ │ │ - 0x001da5d4 25670000 7265736f 75726365 3a666176 %g..resource:fav │ │ │ │ - 0x001da5e4 69636f6e 2e69636f 00000000 556e6162 icon.ico....Unab │ │ │ │ - 0x001da5f4 6c652074 6f206372 65617465 20646566 le to create def │ │ │ │ - 0x001da604 61756c74 206c6f63 6174696f 6e207572 ault location ur │ │ │ │ - 0x001da614 6c000000 6465736b 746f702f 62726f77 l...desktop/brow │ │ │ │ - 0x001da624 7365725f 77696e64 6f772e63 00000000 ser_window.c.... │ │ │ │ - 0x001da634 2162772d 3e706172 656e7400 62772021 !bw->parent.bw ! │ │ │ │ - 0x001da644 3d4e554c 4c000000 2f666176 69636f6e =NULL.../favicon │ │ │ │ - 0x001da654 2e69636f 00000000 66657463 68696e67 .ico....fetching │ │ │ │ - 0x001da664 2067656e 6572616c 20666176 69636f6e general favicon │ │ │ │ - 0x001da674 2066726f 6d202725 73270000 6c696e6b from '%s'..link │ │ │ │ - 0x001da684 2d3e7265 6c20213d 204e554c 4c000000 ->rel != NULL... │ │ │ │ - 0x001da694 66657463 68696e67 20666176 69636f6e fetching favicon │ │ │ │ - 0x001da6a4 2072656c 3a257320 27257327 00000000 rel:%s '%s'.... │ │ │ │ - 0x001da6b4 436c6561 72696e67 20726566 6f726d61 Clearing reforma │ │ │ │ - 0x001da6c4 74207363 68656475 6c652066 6f722062 t schedule for b │ │ │ │ - 0x001da6d4 726f7773 65722077 696e646f 77202570 rowser window %p │ │ │ │ - 0x001da6e4 00000000 53746174 75732074 65787420 ....Status text │ │ │ │ - 0x001da6f4 63616368 65206d61 7463683a 6d697373 cache match:miss │ │ │ │ - 0x001da704 2025643a 25640000 4e554c4c 2062726f %d:%d..NULL bro │ │ │ │ - 0x001da714 77736572 2077696e 646f7700 41736b65 wser window.Aske │ │ │ │ - 0x001da724 6420746f 20736574 20706f73 6974696f d to set positio │ │ │ │ - 0x001da734 6e206f66 2066726f 6e742065 6e642077 n of front end w │ │ │ │ - 0x001da744 696e646f 772e0000 62772d3e 77696e64 indow...bw->wind │ │ │ │ - 0x001da754 6f770000 62772d3e 70617265 6e74203d ow..bw->parent = │ │ │ │ - 0x001da764 3d204e55 4c4c0000 65786973 74696e67 = NULL..existing │ │ │ │ - 0x001da774 20213d20 4e554c4c 00000000 41736b65 != NULL....Aske │ │ │ │ - 0x001da784 6420746f 20736574 2064696d 656e7369 d to set dimensi │ │ │ │ - 0x001da794 6f6e7320 6f662066 726f6e74 20656e64 ons of front end │ │ │ │ - 0x001da7a4 2077696e 646f772e 00000000 62772d3e window.....bw-> │ │ │ │ - 0x001da7b4 70617265 6e742021 3d204e55 4c4c0000 parent != NULL.. │ │ │ │ - 0x001da7c4 62772d3e 70617265 6e742d3e 63757272 bw->parent->curr │ │ │ │ - 0x001da7d4 656e745f 636f6e74 656e7420 213d204e ent_content != N │ │ │ │ - 0x001da7e4 554c4c00 636f6e74 656e745f 6765745f ULL.content_get_ │ │ │ │ - 0x001da7f4 73746174 75732862 772d3e63 75727265 status(bw->curre │ │ │ │ - 0x001da804 6e745f63 6f6e7465 6e742920 3d3d2043 nt_content) == C │ │ │ │ - 0x001da814 4f4e5445 4e545f53 54415455 535f5245 ONTENT_STATUS_RE │ │ │ │ - 0x001da824 41445900 6572726f 72203d3d 204e5345 ADY.error == NSE │ │ │ │ - 0x001da834 52524f52 5f4f4b00 4c6f6164 696e6720 RROR_OK.Loading │ │ │ │ - 0x001da844 27257327 00000000 726f6f74 2d3e7769 '%s'....root->wi │ │ │ │ - 0x001da854 6e646f77 00000000 6d736720 213d204e ndow....msg != N │ │ │ │ - 0x001da864 554c4c00 70617261 6d732d3e 706f7374 ULL.params->post │ │ │ │ - 0x001da874 5f6d756c 74697061 72742021 3d204e55 _multipart != NU │ │ │ │ - 0x001da884 4c4c0000 6c6f6769 6e000000 70726f63 LL..login...proc │ │ │ │ - 0x001da894 65656400 556e6162 6c652074 6f207265 eed.Unable to re │ │ │ │ - 0x001da8a4 73657420 73736c20 6c6f6164 696e6720 set ssl loading │ │ │ │ - 0x001da8b4 70617261 6d657465 72730000 62773a25 parameters..bw:% │ │ │ │ - 0x001da8c4 70207061 72616d73 3a257000 72657472 p params:%p.retr │ │ │ │ - 0x001da8d4 79000000 62772025 702c2075 726c2025 y...bw %p, url % │ │ │ │ - 0x001da8e4 73000000 6672616d 65206465 70746820 s...frame depth │ │ │ │ - 0x001da8f4 746f6f20 68696768 2e000000 4661696c too high....Fail │ │ │ │ - 0x001da904 65642074 6f206665 74636820 646f776e ed to fetch down │ │ │ │ - 0x001da914 6c6f6164 3a202564 00000000 4661696c load: %d....Fail │ │ │ │ - 0x001da924 65642063 72656174 696e6720 646f776e ed creating down │ │ │ │ - 0x001da934 6c6f6164 20636f6e 74657874 3a202564 load context: %d │ │ │ │ - 0x001da944 00000000 62772d3e 63757272 656e745f ....bw->current_ │ │ │ │ - 0x001da954 636f6e74 656e7420 213d204e 554c4c20 content != NULL │ │ │ │ - 0x001da964 26262028 636f6e74 656e745f 6765745f && (content_get_ │ │ │ │ - 0x001da974 73746174 75732862 772d3e63 75727265 status(bw->curre │ │ │ │ - 0x001da984 6e745f63 6f6e7465 6e742920 3d3d2043 nt_content) == C │ │ │ │ - 0x001da994 4f4e5445 4e545f53 54415455 535f5245 ONTENT_STATUS_RE │ │ │ │ - 0x001da9a4 41445920 7c7c2063 6f6e7465 6e745f67 ADY || content_g │ │ │ │ - 0x001da9b4 65745f73 74617475 73286277 2d3e6375 et_status(bw->cu │ │ │ │ - 0x001da9c4 7272656e 745f636f 6e74656e 7429203d rrent_content) = │ │ │ │ - 0x001da9d4 3d20434f 4e54454e 545f5354 41545553 = CONTENT_STATUS │ │ │ │ - 0x001da9e4 5f444f4e 45290000 30202626 20224661 _DONE)..0 && "Fa │ │ │ │ - 0x001da9f4 696c6564 3a204e6f 20657869 7374696e iled: No existin │ │ │ │ - 0x001daa04 67207769 6e646f77 2070726f 76696465 g window provide │ │ │ │ - 0x001daa14 642e2200 30202626 20224661 696c6564 d.".0 && "Failed │ │ │ │ - 0x001daa24 3a204d75 73742068 61766520 65786973 : Must have exis │ │ │ │ - 0x001daa34 74696e67 20666f72 20686973 746f7279 ting for history │ │ │ │ - 0x001daa44 2e220000 62772d3e 6c6f6164 696e675f ."..bw->loading_ │ │ │ │ - 0x001daa54 636f6e74 656e7420 3d3d2063 00000000 content == c.... │ │ │ │ - 0x001daa64 62772d3e 63757272 656e745f 636f6e74 bw->current_cont │ │ │ │ - 0x001daa74 656e7420 3d3d2063 00000000 556e6162 ent == c....Unab │ │ │ │ - 0x001daa84 6c652074 6f207365 74206272 6f777365 le to set browse │ │ │ │ - 0x001daa94 72207363 726f6c6c 206f6666 73657473 r scroll offsets │ │ │ │ - 0x001daaa4 20746f20 25642062 79202564 00000000 to %d by %d.... │ │ │ │ - 0x001daab4 636f6465 20213d20 4e534552 524f525f code != NSERROR_ │ │ │ │ - 0x001daac4 4f4b0000 6465736b 746f702f 636f6f6b OK..desktop/cook │ │ │ │ - 0x001daad4 69655f6d 616e6167 65722e63 00000000 ie_manager.c.... │ │ │ │ - 0x001daae4 64617465 325b3234 5d203d3d 20275c6e date2[24] == '\n │ │ │ │ - 0x001daaf4 27000000 64617461 20213d20 4e554c4c '...data != NULL │ │ │ │ - 0x001dab04 00000000 436f6f6b 69654d61 6e616765 ....CookieManage │ │ │ │ - 0x001dab14 72536573 73696f6e 00000000 44656c65 rSession....Dele │ │ │ │ - 0x001dab24 74652063 6f6f6b69 65206661 696c3a20 te cookie fail: │ │ │ │ - 0x001dab34 6e656564 20646f6d 61696e2c 20706174 need domain, pat │ │ │ │ - 0x001dab44 682c2061 6e64206e 616d652e 00000000 h, and name..... │ │ │ │ - 0x001dab54 47656e65 72617469 6e672063 6f6f6b69 Generating cooki │ │ │ │ - 0x001dab64 65206d61 6e616765 72206461 74610000 e manager data.. │ │ │ │ - 0x001dab74 54726565 76696577 4c616265 6c4e616d TreeviewLabelNam │ │ │ │ - 0x001dab84 65000000 54726565 76696577 4c616265 e...TreeviewLabe │ │ │ │ - 0x001dab94 6c436f6e 74656e74 00000000 54726565 lContent....Tree │ │ │ │ - 0x001daba4 76696577 4c616265 6c446f6d 61696e00 viewLabelDomain. │ │ │ │ - 0x001dabb4 54726565 76696577 4c616265 6c506174 TreeviewLabelPat │ │ │ │ - 0x001dabc4 68000000 54726565 76696577 4c616265 h...TreeviewLabe │ │ │ │ - 0x001dabd4 6c457870 69726573 00000000 54726565 lExpires....Tree │ │ │ │ - 0x001dabe4 76696577 4c616265 6c4c6173 74557365 viewLabelLastUse │ │ │ │ - 0x001dabf4 64000000 54726565 76696577 4c616265 d...TreeviewLabe │ │ │ │ - 0x001dac04 6c526573 74726963 74696f6e 73000000 lRestrictions... │ │ │ │ - 0x001dac14 54726565 76696577 4c616265 6c566572 TreeviewLabelVer │ │ │ │ - 0x001dac24 73696f6e 00000000 54726565 76696577 sion....Treeview │ │ │ │ - 0x001dac34 4c616265 6c446f6d 61696e46 6f6c6465 LabelDomainFolde │ │ │ │ - 0x001dac44 72000000 436f6f6b 69654d61 6e616765 r...CookieManage │ │ │ │ - 0x001dac54 72485454 50530000 436f6f6b 69654d61 rHTTPS..CookieMa │ │ │ │ - 0x001dac64 6e616765 72536563 75726500 436f6f6b nagerSecure.Cook │ │ │ │ - 0x001dac74 69654d61 6e616765 72485454 50000000 ieManagerHTTP... │ │ │ │ - 0x001dac84 4e6f6e65 00000000 54726565 56657273 None....TreeVers │ │ │ │ - 0x001dac94 696f6e30 00000000 54726565 56657273 ion0....TreeVers │ │ │ │ - 0x001daca4 696f6e31 00000000 54726565 56657273 ion1....TreeVers │ │ │ │ - 0x001dacb4 696f6e32 00000000 47656e65 72617465 ion2....Generate │ │ │ │ - 0x001dacc4 6420636f 6f6b6965 206d616e 61676572 d cookie manager │ │ │ │ - 0x001dacd4 20646174 61000000 46696e61 6c697369 data...Finalisi │ │ │ │ - 0x001dace4 6e672063 6f6f6b69 65206d61 6e616765 ng cookie manage │ │ │ │ - 0x001dacf4 72000000 46696e61 6c697365 6420636f r...Finalised co │ │ │ │ - 0x001dad04 6f6b6965 206d616e 61676572 00000000 okie manager.... │ │ │ │ - 0x001dad14 6465736b 746f702f 63775f68 656c7065 desktop/cw_helpe │ │ │ │ - 0x001dad24 722e6300 63775f74 20213d20 4e554c4c r.c.cw_t != NULL │ │ │ │ - 0x001dad34 00000000 63775f68 20213d20 4e554c4c ....cw_h != NULL │ │ │ │ - 0x001dad44 00000000 63775f74 2d3e6765 745f7363 ....cw_t->get_sc │ │ │ │ - 0x001dad54 726f6c6c 20213d20 4e554c4c 00000000 roll != NULL.... │ │ │ │ - 0x001dad64 63775f74 2d3e7365 745f7363 726f6c6c cw_t->set_scroll │ │ │ │ - 0x001dad74 20213d20 4e554c4c 00000000 63775f74 != NULL....cw_t │ │ │ │ - 0x001dad84 2d3e6765 745f7769 6e646f77 5f64696d ->get_window_dim │ │ │ │ - 0x001dad94 656e7369 6f6e7320 213d204e 554c4c00 ensions != NULL. │ │ │ │ - 0x001dada4 436f6e74 656e742d 4c656e67 74680000 Content-Length.. │ │ │ │ - 0x001dadb4 436f6e74 656e742d 44697370 6f736974 Content-Disposit │ │ │ │ - 0x001dadc4 696f6e00 6465736b 746f702f 646f776e ion.desktop/down │ │ │ │ - 0x001dadd4 6c6f6164 2e630000 66696c65 6e616d65 load.c..filename │ │ │ │ - 0x001dade4 5f76616c 75652021 3d204e55 4c4c0000 _value != NULL.. │ │ │ │ - 0x001dadf4 6374782d 3e6d696d 655f7479 70652021 ctx->mime_type ! │ │ │ │ - 0x001dae04 3d204e55 4c4c0000 6465736b 746f702f = NULL..desktop/ │ │ │ │ - 0x001dae14 6672616d 65732e63 00000000 21287769 frames.c....!(wi │ │ │ │ - 0x001dae24 64746820 26262068 65696768 74290000 dth && height).. │ │ │ │ - 0x001dae34 2122496e 76616c69 64206672 616d6520 !"Invalid frame │ │ │ │ - 0x001dae44 64696d65 6e73696f 6e20756e 69742200 dimension unit". │ │ │ │ - 0x001dae54 28726f77 203e3d20 30292026 26202863 (row >= 0) && (c │ │ │ │ - 0x001dae64 6f6c203e 3d203029 00000000 2162772d ol >= 0)....!bw- │ │ │ │ - 0x001dae74 3e77696e 646f7700 77696e64 6f772d3e >window.window-> │ │ │ │ - 0x001dae84 6672616d 655f7769 6474682e 756e6974 frame_width.unit │ │ │ │ - 0x001dae94 203d3d20 4652414d 455f4449 4d454e53 == FRAME_DIMENS │ │ │ │ - 0x001daea4 494f4e5f 50495845 4c53207c 7c207769 ION_PIXELS || wi │ │ │ │ - 0x001daeb4 6e646f77 2d3e6672 616d655f 77696474 ndow->frame_widt │ │ │ │ - 0x001daec4 682e756e 6974203d 3d204652 414d455f h.unit == FRAME_ │ │ │ │ - 0x001daed4 44494d45 4e53494f 4e5f5045 5243454e DIMENSION_PERCEN │ │ │ │ - 0x001daee4 54207c7c 2077696e 646f772d 3e667261 T || window->fra │ │ │ │ - 0x001daef4 6d655f77 69647468 2e756e69 74203d3d me_width.unit == │ │ │ │ - 0x001daf04 20465241 4d455f44 494d454e 53494f4e FRAME_DIMENSION │ │ │ │ - 0x001daf14 5f52454c 41544956 45000000 77696e64 _RELATIVE...wind │ │ │ │ - 0x001daf24 6f772d3e 6672616d 655f6865 69676874 ow->frame_height │ │ │ │ - 0x001daf34 2e756e69 74203d3d 20465241 4d455f44 .unit == FRAME_D │ │ │ │ - 0x001daf44 494d454e 53494f4e 5f504958 454c5320 IMENSION_PIXELS │ │ │ │ - 0x001daf54 7c7c2077 696e646f 772d3e66 72616d65 || window->frame │ │ │ │ - 0x001daf64 5f686569 6768742e 756e6974 203d3d20 _height.unit == │ │ │ │ - 0x001daf74 4652414d 455f4449 4d454e53 494f4e5f FRAME_DIMENSION_ │ │ │ │ - 0x001daf84 50455243 454e5420 7c7c2077 696e646f PERCENT || windo │ │ │ │ - 0x001daf94 772d3e66 72616d65 5f686569 6768742e w->frame_height. │ │ │ │ - 0x001dafa4 756e6974 203d3d20 4652414d 455f4449 unit == FRAME_DI │ │ │ │ - 0x001dafb4 4d454e53 494f4e5f 52454c41 54495645 MENSION_RELATIVE │ │ │ │ - 0x001dafc4 00000000 62772026 26206672 616d6573 ....bw && frames │ │ │ │ - 0x001dafd4 65740000 62772d3e 6368696c 6472656e et..bw->children │ │ │ │ - 0x001dafe4 203d3d20 4e554c4c 00000000 6672616d == NULL....fram │ │ │ │ - 0x001daff4 65736574 2d3e636f 6c73202b 20667261 eset->cols + fra │ │ │ │ - 0x001db004 6d657365 742d3e72 6f777320 213d2030 meset->rows != 0 │ │ │ │ - 0x001db014 00000000 43726561 74656420 6672616d ....Created fram │ │ │ │ - 0x001db024 65202725 73270000 43726561 74656420 e '%s'..Created │ │ │ │ - 0x001db034 6672616d 65202875 6e6e616d 65642900 frame (unnamed). │ │ │ │ - 0x001db044 28636f6c 203e3d20 30292026 26202872 (col >= 0) && (r │ │ │ │ - 0x001db054 6f77203e 3d203029 00000000 44617465 ow >= 0)....Date │ │ │ │ - 0x001db064 31576565 6b000000 44617465 33576565 1Week...Date3Wee │ │ │ │ - 0x001db074 6b000000 44617465 32576565 6b000000 k...Date2Week... │ │ │ │ - 0x001db084 44617465 546f6461 79000000 44617465 DateToday...Date │ │ │ │ - 0x001db094 36446179 73000000 44617465 35446179 6Days...Date5Day │ │ │ │ - 0x001db0a4 73000000 44617465 34446179 73000000 s...Date4Days... │ │ │ │ - 0x001db0b4 44617465 33446179 73000000 44617465 Date3Days...Date │ │ │ │ - 0x001db0c4 32446179 73000000 44617465 59657374 2Days...DateYest │ │ │ │ - 0x001db0d4 65726461 79000000 3c6c693e 3c612068 erday...<li><a h │ │ │ │ - 0x001db0e4 7265663d 22257322 3e25733c 2f613e3c ref="%s">%s</a>< │ │ │ │ - 0x001db0f4 2f6c693e 0a000000 3c6c693e 3c68343e /li>....<li><h4> │ │ │ │ - 0x001db104 25733c2f 68343e0a 3c756c3e 0a000000 %s</h4>.<ul>.... │ │ │ │ - 0x001db114 3c2f756c 3e3c2f6c 693e0a00 6465736b </ul></li>..desk │ │ │ │ - 0x001db124 746f702f 676c6f62 616c5f68 6973746f top/global_histo │ │ │ │ - 0x001db134 72792e63 00000000 2875726c 20213d20 ry.c....(url != │ │ │ │ - 0x001db144 4e554c4c 29202626 20286461 74612021 NULL) && (data ! │ │ │ │ - 0x001db154 3d204e55 4c4c2900 4e6f5469 746c6500 = NULL).NoTitle. │ │ │ │ - 0x001db164 6c617374 5f766973 69746564 325b3234 last_visited2[24 │ │ │ │ - 0x001db174 5d203d3d 20275c6e 27000000 4c6f6164 ] == '\n'...Load │ │ │ │ - 0x001db184 696e6720 676c6f62 616c2068 6973746f ing global histo │ │ │ │ - 0x001db194 72790000 74696d65 20696e66 6f20756e ry..time info un │ │ │ │ - 0x001db1a4 61766961 626c6500 6d6b7469 6d652066 aviable.mktime f │ │ │ │ - 0x001db1b4 61696c65 64000000 54726565 76696577 ailed...Treeview │ │ │ │ - 0x001db1c4 4c616265 6c546974 6c650000 54726565 LabelTitle..Tree │ │ │ │ - 0x001db1d4 76696577 4c616265 6c55524c 00000000 viewLabelURL.... │ │ │ │ - 0x001db1e4 54726565 76696577 4c616265 6c4c6173 TreeviewLabelLas │ │ │ │ - 0x001db1f4 74566973 69740000 54726565 76696577 tVisit..Treeview │ │ │ │ - 0x001db204 4c616265 6c566973 69747300 54726565 LabelVisits.Tree │ │ │ │ - 0x001db214 76696577 4c616265 6c506572 696f6400 viewLabelPeriod. │ │ │ │ - 0x001db224 4c6f6164 65642067 6c6f6261 6c206869 Loaded global hi │ │ │ │ - 0x001db234 73746f72 79000000 46696e61 6c697369 story...Finalisi │ │ │ │ - 0x001db244 6e672067 6c6f6261 6c206869 73746f72 ng global histor │ │ │ │ - 0x001db254 79000000 46696e61 6c697365 6420676c y...Finalised gl │ │ │ │ - 0x001db264 6f62616c 20686973 746f7279 00000000 obal history.... │ │ │ │ - 0x001db274 43616e27 74206164 64205552 4c20746f Can't add URL to │ │ │ │ - 0x001db284 20686973 746f7279 20746861 74277320 history that's │ │ │ │ - 0x001db294 6e6f7420 70726573 656e7420 696e2075 not present in u │ │ │ │ - 0x001db2a4 726c6462 2e000000 4e657453 75726620 rldb....NetSurf │ │ │ │ - 0x001db2b4 42726f77 73696e67 20486973 746f7279 Browsing History │ │ │ │ - 0x001db2c4 00000000 3c21444f 43545950 45206874 ....<!DOCTYPE ht │ │ │ │ - 0x001db2d4 6d6c2050 55424c49 4320222f 2f573343 ml PUBLIC "//W3C │ │ │ │ - 0x001db2e4 2f445444 2048544d 4c20342e 30312f2f /DTD HTML 4.01// │ │ │ │ - 0x001db2f4 454e2220 22687474 703a2f2f 7777772e EN" "http://www. │ │ │ │ - 0x001db304 77332e6f 72672f54 522f6874 6d6c342f w3.org/TR/html4/ │ │ │ │ - 0x001db314 73747269 63742e64 7464223e 0a000000 strict.dtd">.... │ │ │ │ - 0x001db324 3c68746d 6c3e0a3c 68656164 3e0a0000 <html>.<head>... │ │ │ │ - 0x001db334 3c6d6574 61206874 74702d65 71756976 <meta http-equiv │ │ │ │ - 0x001db344 3d22436f 6e74656e 742d5479 70652220 ="Content-Type" │ │ │ │ - 0x001db354 636f6e74 656e743d 22746578 742f6874 content="text/ht │ │ │ │ - 0x001db364 6d6c3b20 63686172 7365743d 69736f2d ml; charset=iso- │ │ │ │ - 0x001db374 38383539 2d31223e 0a000000 3c746974 8859-1">....<tit │ │ │ │ - 0x001db384 6c653e25 733c2f74 69746c65 3e0a0000 le>%s... │ │ │ │ - 0x001db394 3c2f6865 61643e0a 3c626f64 793e0a3c ..< │ │ │ │ - 0x001db3a4 756c3e0a 00000000 6465736b 746f702f ul>.....desktop/ │ │ │ │ - 0x001db3b4 6775695f 66616374 6f72792e 63000000 gui_factory.c... │ │ │ │ - 0x001db3c4 73747269 6e672026 26207265 73756c74 string && result │ │ │ │ - 0x001db3d4 00000000 6465736b 746f702f 686f746c ....desktop/hotl │ │ │ │ - 0x001db3e4 6973742e 63000000 652d3e65 6e747279 ist.c...e->entry │ │ │ │ - 0x001db3f4 203d3d20 4e554c4c 00000000 2d626b00 == NULL....-bk. │ │ │ │ - 0x001db404 3c68343e 25733c2f 68343e0a 3c756c20

%s

.