--- /srv/rebuilderd/tmp/rebuilderdGqVHUW/inputs/netsurf-fb_3.11-2_armhf.deb
+++ /srv/rebuilderd/tmp/rebuilderdGqVHUW/out/netsurf-fb_3.11-2_armhf.deb
├── file list
│ @@ -1,3 +1,3 @@
│ -rw-r--r-- 0 0 0 4 2024-07-15 06:24:53.000000 debian-binary
│ -rw-r--r-- 0 0 0 1180 2024-07-15 06:24:53.000000 control.tar.xz
│ --rw-r--r-- 0 0 0 1072000 2024-07-15 06:24:53.000000 data.tar.xz
│ +-rw-r--r-- 0 0 0 1070440 2024-07-15 06:24:53.000000 data.tar.xz
├── control.tar.xz
│ ├── control.tar
│ │ ├── ./md5sums
│ │ │ ├── ./md5sums
│ │ │ │┄ Files differ
├── data.tar.xz
│ ├── data.tar
│ │ ├── ./usr/bin/netsurf-fb
│ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied.
│ │ │ ├── readelf --wide --program-header {}
│ │ │ │ @@ -1,19 +1,19 @@
│ │ │ │
│ │ │ │ Elf file type is DYN (Position-Independent Executable file)
│ │ │ │ Entry point 0x1f6cd
│ │ │ │ There are 9 program headers, starting at offset 52
│ │ │ │
│ │ │ │ Program Headers:
│ │ │ │ Type Offset VirtAddr PhysAddr FileSiz MemSiz Flg Align
│ │ │ │ - ARM_EXIDX 0x2a310c 0x002a310c 0x002a310c 0x00008 0x00008 R 0x4
│ │ │ │ + ARM_EXIDX 0x2a3108 0x002a3108 0x002a3108 0x00008 0x00008 R 0x4
│ │ │ │ PHDR 0x000034 0x00000034 0x00000034 0x00120 0x00120 R 0x4
│ │ │ │ INTERP 0x000154 0x00000154 0x00000154 0x00019 0x00019 R 0x1
│ │ │ │ [Requesting program interpreter: /lib/ld-linux-armhf.so.3]
│ │ │ │ - LOAD 0x000000 0x00000000 0x00000000 0x2a3118 0x2a3118 R E 0x1000
│ │ │ │ + LOAD 0x000000 0x00000000 0x00000000 0x2a3114 0x2a3114 R E 0x1000
│ │ │ │ LOAD 0x2a3db4 0x002a4db4 0x002a4db4 0x2a25c 0x60a00 RW 0x1000
│ │ │ │ DYNAMIC 0x2a8f08 0x002a9f08 0x002a9f08 0x00198 0x00198 RW 0x4
│ │ │ │ NOTE 0x000170 0x00000170 0x00000170 0x00044 0x00044 R 0x4
│ │ │ │ GNU_STACK 0x000000 0x00000000 0x00000000 0x00000 0x00000 RW 0x10
│ │ │ │ GNU_RELRO 0x2a3db4 0x002a4db4 0x002a4db4 0x0624c 0x0624c R 0x1
│ │ │ │
│ │ │ │ Section to Segment mapping:
│ │ │ ├── readelf --wide --sections {}
│ │ │ │ @@ -13,17 +13,17 @@
│ │ │ │ [ 8] .gnu.version_r VERNEED 000037f4 0037f4 000170 00 A 6 9 4
│ │ │ │ [ 9] .rel.dyn REL 00003964 003964 010d28 08 A 5 0 4
│ │ │ │ [10] .rel.plt REL 0001468c 01468c 000be8 08 AI 5 22 4
│ │ │ │ [11] .init PROGBITS 00015274 015274 00000c 00 AX 0 0 4
│ │ │ │ [12] .plt PROGBITS 00015280 015280 001284 04 AX 0 0 4
│ │ │ │ [13] .text PROGBITS 00016508 016508 1b1bb4 00 AX 0 0 8
│ │ │ │ [14] .fini PROGBITS 001c80bc 1c80bc 000008 00 AX 0 0 4
│ │ │ │ - [15] .rodata PROGBITS 001c80c4 1c80c4 0db048 00 A 0 0 4
│ │ │ │ - [16] .ARM.exidx ARM_EXIDX 002a310c 2a310c 000008 00 AL 13 0 4
│ │ │ │ - [17] .eh_frame PROGBITS 002a3114 2a3114 000004 00 A 0 0 4
│ │ │ │ + [15] .rodata PROGBITS 001c80c4 1c80c4 0db044 00 A 0 0 4
│ │ │ │ + [16] .ARM.exidx ARM_EXIDX 002a3108 2a3108 000008 00 AL 13 0 4
│ │ │ │ + [17] .eh_frame PROGBITS 002a3110 2a3110 000004 00 A 0 0 4
│ │ │ │ [18] .init_array INIT_ARRAY 002a4db4 2a3db4 000018 04 WA 0 0 4
│ │ │ │ [19] .fini_array FINI_ARRAY 002a4dcc 2a3dcc 000004 04 WA 0 0 4
│ │ │ │ [20] .data.rel.ro PROGBITS 002a4dd0 2a3dd0 005138 00 WA 0 0 4
│ │ │ │ [21] .dynamic DYNAMIC 002a9f08 2a8f08 000198 08 WA 6 0 4
│ │ │ │ [22] .got PROGBITS 002aa0a0 2a90a0 000f60 04 WA 0 0 4
│ │ │ │ [23] .data PROGBITS 002ab000 2aa000 024010 00 WA 0 0 8
│ │ │ │ [24] .bss NOBITS 002cf010 2ce010 0367a4 00 WA 0 0 8
│ │ │ ├── readelf --wide --notes {}
│ │ │ │ @@ -1,8 +1,8 @@
│ │ │ │
│ │ │ │ Displaying notes found in: .note.gnu.build-id
│ │ │ │ Owner Data size Description
│ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: ce2b3a336e9ea4c957e58fd97dafb60339bc0e87
│ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: b9f8df59f5a573fffc32596d3fc8ee74da1167be
│ │ │ │
│ │ │ │ Displaying notes found in: .note.ABI-tag
│ │ │ │ Owner Data size Description
│ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0
│ │ │ ├── strings --all --bytes=8 {}
│ │ │ │ @@ -3239,19 +3239,18 @@
│ │ │ │
│ │ │ │
│ │ │ │ %s
│ │ │ │ TimeoutDescription
│ │ │ │ # Automatically generated by NetSurf build system
│ │ │ │ # This NetSurf was built outside of our revision control environment.
│ │ │ │ # This testament is therefore not very useful.
│ │ │ │ -Build Daemon
│ │ │ │ +Debian source builder
│ │ │ │ Built by %s (%s) from %s at revision %s on %s
│ │ │ │ -15.07.2024
│ │ │ │ +26.07.2025
│ │ │ │ /build/reproducible-path/netsurf-3.11/netsurf/
│ │ │ │ -arm-arm-03
│ │ │ │ Built on %s in %s
│ │ │ │ Working tree is not modified.
│ │ │ │ content/fetchers/curl.c
│ │ │ │ hostname != NULL
│ │ │ │ Location:
│ │ │ │ malloc failed
│ │ │ │ Content-Length:
│ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.text {}
│ │ │ │ @@ -73,52 +73,52 @@
│ │ │ │ vqdmulh.s d20, d9, d6
│ │ │ │ vmlal.s q9, d16, d2[0]
│ │ │ │ stmdbmi r5, {r9, ip, lr}
│ │ │ │ blne 1930624 <__bss_end__@@Base+0x162ae70>
│ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85
│ │ │ │ @ instruction: 0xf7ff9400
│ │ │ │ svclt 0x0000ffbd
│ │ │ │ - andseq r2, ip, r8, ror #3
│ │ │ │ - andseq r2, ip, r6, asr r0
│ │ │ │ + andseq r2, ip, r4, ror #3
│ │ │ │ + andseq r2, ip, r2, asr r0
│ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0
│ │ │ │ bl feb6d840 <__bss_end__@@Base+0xfe86808c>
│ │ │ │ @ instruction: 0xf8cc0c0c
│ │ │ │ strdlt r0, [r3], r0 @
│ │ │ │ blmi 167e80
│ │ │ │ stmdbmi r5, {r2, r4, r9, sl, lr}
│ │ │ │ subvc pc, r0, #69 @ 0x45
│ │ │ │ strls r4, [r0], #-1147 @ 0xfffffb85
│ │ │ │ @ instruction: 0xf7ff4479
│ │ │ │ svclt 0x0000ffa5
│ │ │ │ - @ instruction: 0x001c21f4
│ │ │ │ - andseq r2, ip, r4, lsr #32
│ │ │ │ + @ instruction: 0x001c21f0
│ │ │ │ + andseq r2, ip, r0, lsr #32
│ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8
│ │ │ │ bl feb6d870 <__bss_end__@@Base+0xfe8680bc>
│ │ │ │ @ instruction: 0xf8cc0c0c
│ │ │ │ @ instruction: 0xf0210ff8
│ │ │ │ mcreq 3, 0, r4, cr9, cr15, {3}
│ │ │ │ stc2 0, cr15, [r0], {204} @ 0xcc
│ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8
│ │ │ │ bl feb6d888 <__bss_end__@@Base+0xfe8680d4>
│ │ │ │ @ instruction: 0xf8cc0c0c
│ │ │ │ bmi 11a670
│ │ │ │ @ instruction: 0x21a1f244
│ │ │ │ smlabtvs r0, r0, r2, pc @
│ │ │ │ @ instruction: 0xf7ff447a
│ │ │ │ svclt 0x0000ffe5
│ │ │ │ - andseq r2, ip, r8, ror #3
│ │ │ │ + andseq r2, ip, r4, ror #3
│ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8
│ │ │ │ bl feb6d8ac <__bss_end__@@Base+0xfe8680f8>
│ │ │ │ @ instruction: 0xf8cc0c0c
│ │ │ │ bmi 11a694
│ │ │ │ orrscs pc, fp, r4, asr #4
│ │ │ │ smlabtvs r0, r0, r2, pc @
│ │ │ │ @ instruction: 0xf7ff447a
│ │ │ │ svclt 0x0000ffd3
│ │ │ │ - andseq r2, ip, r4, asr #3
│ │ │ │ + andseq r2, ip, r0, asr #3
│ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0
│ │ │ │ bl feb6d8d0 <__bss_end__@@Base+0xfe86811c>
│ │ │ │ @ instruction: 0xf8cc0c0c
│ │ │ │ bvs ff09a698 <__bss_end__@@Base+0xfed94ee4>
│ │ │ │ ldrbvc pc, [pc, #1615]! @ 16d2b @
│ │ │ │ streq pc, [r3, #-704] @ 0xfffffd40
│ │ │ │ ldmdavs r3, {r2, r9, sl, lr}
│ │ │ │ @@ -139,52 +139,52 @@
│ │ │ │ @ instruction: 0xf7ff601d
│ │ │ │ @ instruction: 0xf44fffa3
│ │ │ │ strbvs r2, [r5, #640]! @ 0x280
│ │ │ │ ldmdavs sl, {r1, r5, r9, sl, sp, lr}
│ │ │ │ andeq pc, r2, #34 @ 0x22
│ │ │ │ andcs r6, r0, sl, lsl r0
│ │ │ │ svclt 0x0000bd70
│ │ │ │ - andseq r2, ip, r2, asr #3
│ │ │ │ + @ instruction: 0x001c21be
│ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8
│ │ │ │ bl feb6d944 <__bss_end__@@Base+0xfe868190>
│ │ │ │ @ instruction: 0xf8cc0c0c
│ │ │ │ bmi da72c
│ │ │ │ cmppvc r0, r1, asr #32 @ p-variant is OBSOLETE
│ │ │ │ @ instruction: 0xf7ff447a
│ │ │ │ svclt 0x0000ff89
│ │ │ │ - andseq r2, ip, r0, asr #3
│ │ │ │ + @ instruction: 0x001c21bc
│ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8
│ │ │ │ bl feb6d964 <__bss_end__@@Base+0xfe8681b0>
│ │ │ │ @ instruction: 0xf8cc0c0c
│ │ │ │ bmi da74c
│ │ │ │ orrvc pc, r0, r1, asr #32
│ │ │ │ @ instruction: 0xf7ff447a
│ │ │ │ svclt 0x0000ff79
│ │ │ │ - andseq r2, ip, r0, lsl #4
│ │ │ │ + @ instruction: 0x001c21fc
│ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8
│ │ │ │ bl feb6d984 <__bss_end__@@Base+0xfe8681d0>
│ │ │ │ @ instruction: 0xf8cc0c0c
│ │ │ │ vrecps.f32 q8, , q12
│ │ │ │ @ instruction: 0xf7ff218d
│ │ │ │ strlt pc, [r8, #-4069] @ 0xfffff01b
│ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f
│ │ │ │ @ instruction: 0x0c0cebad
│ │ │ │ svceq 0x00f8f8cc
│ │ │ │ @ instruction: 0xf0414a02
│ │ │ │ ldrbtmi r7, [sl], #-384 @ 0xfffffe80
│ │ │ │ @ instruction: 0xff5ef7ff
│ │ │ │ - @ instruction: 0x001c21da
│ │ │ │ + @ instruction: 0x001c21d6
│ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8
│ │ │ │ bl feb6d9b8 <__bss_end__@@Base+0xfe868204>
│ │ │ │ @ instruction: 0xf8cc0c0c
│ │ │ │ bmi da7a0
│ │ │ │ bicvs pc, r0, r1, asr #32
│ │ │ │ @ instruction: 0xf7ff447a
│ │ │ │ svclt 0x0000ff4f
│ │ │ │ - andseq r2, ip, ip, asr #3
│ │ │ │ + andseq r2, ip, r8, asr #3
│ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8
│ │ │ │ bl feb6d9d8 <__bss_end__@@Base+0xfe868224>
│ │ │ │ @ instruction: 0xf8cc0c0c
│ │ │ │ @ instruction: 0xf64a0ff8
│ │ │ │ @ instruction: 0xf7ff710c
│ │ │ │ strlt pc, [r8, #-4069] @ 0xfffff01b
│ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f
│ │ │ │ @@ -267,15 +267,15 @@
│ │ │ │ strtmi sp, [r8], -pc, ror #1
│ │ │ │ msrmi (UNDEF: 97), r4
│ │ │ │ @ instruction: 0xff35f7ff
│ │ │ │ @ instruction: 0xf0246b6b
│ │ │ │ andcs r0, r1, r7, lsl #8
│ │ │ │ @ instruction: 0x63ab4423
│ │ │ │ svclt 0x0000bd70
│ │ │ │ - andseq r2, ip, ip, lsr #1
│ │ │ │ + andseq r2, ip, r8, lsr #1
│ │ │ │ strb r2, [fp, r1, lsl #4]
│ │ │ │ ldrblt fp, [r0, #-481]! @ 0xfffffe1f
│ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f
│ │ │ │ @ instruction: 0x0c0cebad
│ │ │ │ svceq 0x00f0f8cc
│ │ │ │ strmi r2, [r4], -r0, lsl #10
│ │ │ │ blvs ff8e8190 <__bss_end__@@Base+0xff5e29dc>
│ │ │ │ @@ -372,24 +372,24 @@
│ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f
│ │ │ │ @ instruction: 0x0c0cebad
│ │ │ │ svceq 0x00f8f8cc
│ │ │ │ vpmax.s8 d20, d1, d3
│ │ │ │ vorr.i32 d20, #9 @ 0x00000009
│ │ │ │ ldrbtmi r3, [sl], #-257 @ 0xfffffeff
│ │ │ │ stc2l 7, cr15, [r6, #1020] @ 0x3fc
│ │ │ │ - andseq r1, ip, lr, lsl pc
│ │ │ │ + andseq r1, ip, sl, lsl pc
│ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8
│ │ │ │ bl feb6dce8 <__bss_end__@@Base+0xfe868534>
│ │ │ │ @ instruction: 0xf8cc0c0c
│ │ │ │ bmi 11aad0
│ │ │ │ msrvc SPSR_fiq, r0
│ │ │ │ smlabtcc r1, r0, r2, pc @
│ │ │ │ @ instruction: 0xf7ff447a
│ │ │ │ svclt 0x0000fdb5
│ │ │ │ - ldrsheq r2, [ip], -r4
│ │ │ │ + ldrsheq r2, [ip], -r0
│ │ │ │ tstcs r0, #208, 18 @ 0x340000
│ │ │ │ bl fe8e0f0c <__bss_end__@@Base+0xfe5db758>
│ │ │ │ b 13d7718 <__bss_end__@@Base+0x10d1f64>
│ │ │ │ svclt 0x00b803e3
│ │ │ │ addmi r1, fp, #13172736 @ 0xc90000
│ │ │ │ bl c694c
│ │ │ │ smlabtcs r0, r1, r1, r0
│ │ │ │ @@ -405,24 +405,24 @@
│ │ │ │ strmi r4, [r1], -r6, lsl #22
│ │ │ │ smlabtpl r0, sp, r9, lr
│ │ │ │ @ instruction: 0xf0474905
│ │ │ │ ldrtmi r6, [r0], -r0, asr #5
│ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85
│ │ │ │ @ instruction: 0xf7ff9402
│ │ │ │ svclt 0x0000fd25
│ │ │ │ - andseq r2, ip, ip, asr #2
│ │ │ │ - andseq r1, ip, r6, lsr #22
│ │ │ │ + andseq r2, ip, r8, asr #2
│ │ │ │ + andseq r1, ip, r2, lsr #22
│ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8
│ │ │ │ bl feb6dd70 <__bss_end__@@Base+0xfe8685bc>
│ │ │ │ @ instruction: 0xf8cc0c0c
│ │ │ │ blmi dab58
│ │ │ │ vmax.s8 d20, d5, d10
│ │ │ │ ldrbtmi r2, [fp], #-326 @ 0xfffffeba
│ │ │ │ @ instruction: 0xffd1f7ff
│ │ │ │ - andseq r2, ip, r2, asr r1
│ │ │ │ + andseq r2, ip, lr, asr #2
│ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0
│ │ │ │ bl feb6dd90 <__bss_end__@@Base+0xfe8685dc>
│ │ │ │ @ instruction: 0xf8cc0c0c
│ │ │ │ ldmib r0, {r3, r4, r6, r7, r8, r9, sl, fp}^
│ │ │ │ addlt r3, r5, r0, lsl r5
│ │ │ │ ldrmi r4, [r6], -r4, lsl #12
│ │ │ │ @ instruction: 0xf0cd1aed
│ │ │ │ @@ -458,16 +458,16 @@
│ │ │ │ @ instruction: 0xf06f4620
│ │ │ │ cdpne 1, 6, cr0, cr10, cr3, {0}
│ │ │ │ blx ff4d2f54 <__bss_end__@@Base+0xff1cd7a0>
│ │ │ │ strtmi r4, [r0], -r9, lsr #12
│ │ │ │ pop {r0, r2, ip, sp, pc}
│ │ │ │ @ instruction: 0xf0d840f0
│ │ │ │ svclt 0x0000b803
│ │ │ │ - andseq r2, ip, r6, asr r2
│ │ │ │ - mulseq ip, r8, sl
│ │ │ │ + andseq r2, ip, r2, asr r2
│ │ │ │ + mulseq ip, r4, sl
│ │ │ │ svcmi 0x00f0e92d
│ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f
│ │ │ │ @ instruction: 0x0c0cebad
│ │ │ │ svceq 0x0070f8cc
│ │ │ │ @ instruction: 0xb09b4ef6
│ │ │ │ eorcs r4, r0, #251904 @ 0x3d800
│ │ │ │ @ instruction: 0x460d447e
│ │ │ │ @@ -721,89 +721,89 @@
│ │ │ │ strdeq r9, [sl], -r4 @
│ │ │ │ strdeq r0, [r0], -r4
│ │ │ │ eoreq r9, sl, ip, lsl #11
│ │ │ │ andeq r0, r0, r0, lsr #26
│ │ │ │ andeq r0, r0, r4, ror r9
│ │ │ │ strdeq r0, [r0], -r0 @
│ │ │ │ andeq r0, r0, r8, ror #17
│ │ │ │ - andseq r6, ip, r2, lsl #8
│ │ │ │ + @ instruction: 0x001c63fe
│ │ │ │ andeq r0, r0, r8, lsr #26
│ │ │ │ andseq r6, r2, r5, lsl #11
│ │ │ │ andeq r0, r0, ip, lsr #13
│ │ │ │ @ instruction: 0x001263f3
│ │ │ │ andeq r0, r0, r8, ror #12
│ │ │ │ andseq r9, fp, r4, asr #2
│ │ │ │ - andseq r6, ip, r2, ror #8
│ │ │ │ + andseq r6, ip, lr, asr r4
│ │ │ │ eoreq r9, sl, r6, lsr #6
│ │ │ │ - andseq r6, ip, r4, ror r4
│ │ │ │ + andseq r6, ip, r0, ror r4
│ │ │ │ andseq r6, r2, r3, ror #5
│ │ │ │ eoreq r8, lr, r6, lsl #10
│ │ │ │ eoreq r8, lr, lr, asr #9
│ │ │ │ - andseq r6, ip, r8, ror r4
│ │ │ │ + andseq r6, ip, r4, ror r4
│ │ │ │ ldrdeq r0, [r0], -r4
│ │ │ │ - @ instruction: 0x001c63f6
│ │ │ │ - andseq r6, ip, r6, ror r4
│ │ │ │ + @ instruction: 0x001c63f2
│ │ │ │ + andseq r6, ip, r2, ror r4
│ │ │ │ andeq r0, r0, ip, lsr #28
│ │ │ │ eoreq r8, lr, r8, ror #8
│ │ │ │ eoreq r8, lr, r2, asr r4
│ │ │ │ eoreq r8, lr, r4, asr #8
│ │ │ │ eoreq r8, lr, lr, lsr #8
│ │ │ │ - andseq r6, ip, r6, lsr r2
│ │ │ │ - andseq r6, ip, sl, lsr #6
│ │ │ │ - andseq r6, ip, ip, lsl r2
│ │ │ │ + andseq r6, ip, r2, lsr r2
│ │ │ │ + andseq r6, ip, r6, lsr #6
│ │ │ │ + andseq r6, ip, r8, lsl r2
│ │ │ │ ldrdeq r0, [r0], -r4
│ │ │ │ strdeq r8, [lr], -ip @
│ │ │ │ muleq r0, r4, r9
│ │ │ │ mlaeq sl, r4, r1, r9
│ │ │ │ - @ instruction: 0x001c63fa
│ │ │ │ + @ instruction: 0x001c63f6
│ │ │ │ eoreq r9, sl, r2, asr r1
│ │ │ │ - andseq r6, ip, r6, asr #32
│ │ │ │ - andseq r6, ip, r0, asr r0
│ │ │ │ + andseq r6, ip, r2, asr #32
│ │ │ │ + andseq r6, ip, ip, asr #32
│ │ │ │ eoreq r3, r9, r8, asr r1
│ │ │ │ strhteq r9, [sl], -lr
│ │ │ │ - andseq r6, ip, r8, asr #6
│ │ │ │ - andseq r6, ip, r4, ror #4
│ │ │ │ - andseq r6, ip, r2, ror r2
│ │ │ │ + andseq r6, ip, r4, asr #6
│ │ │ │ + andseq r6, ip, r0, ror #4
│ │ │ │ + andseq r6, ip, lr, ror #4
│ │ │ │ andseq r7, r2, r5, lsl #3
│ │ │ │ - andseq r6, ip, r8, lsr r2
│ │ │ │ - mulseq ip, r2, r0
│ │ │ │ - andseq r6, ip, lr, asr #2
│ │ │ │ - mulseq ip, sl, r1
│ │ │ │ - andseq r6, ip, r2, ror r2
│ │ │ │ - andseq r6, ip, lr, lsl #5
│ │ │ │ + andseq r6, ip, r4, lsr r2
│ │ │ │ + andseq r6, ip, lr, lsl #1
│ │ │ │ + andseq r6, ip, sl, asr #2
│ │ │ │ + mulseq ip, r6, r1
│ │ │ │ + andseq r6, ip, lr, ror #4
│ │ │ │ + andseq r6, ip, sl, lsl #5
│ │ │ │ andcs r4, r7, r3, lsl #20
│ │ │ │ ldrbtmi r4, [sl], #-2307 @ 0xfffff6fd
│ │ │ │ @ instruction: 0xf1ad4479
│ │ │ │ svclt 0x0000bf35
│ │ │ │ - andseq lr, fp, r6, lsr #17
│ │ │ │ + andseq lr, fp, r2, lsr #17
│ │ │ │ strdeq r1, [r9], -r4 @
│ │ │ │ andcs r4, r1, r3, lsl #20
│ │ │ │ ldrbtmi r4, [sl], #-2307 @ 0xfffff6fd
│ │ │ │ @ instruction: 0xf1ad4479
│ │ │ │ svclt 0x0000bf29
│ │ │ │ - andseq pc, ip, sl, ror #21
│ │ │ │ + andseq pc, ip, r6, ror #21
│ │ │ │ eoreq r1, r9, r0, lsl #22
│ │ │ │ andcs r4, r2, r3, lsl #20
│ │ │ │ ldrbtmi r4, [sl], #-2307 @ 0xfffff6fd
│ │ │ │ @ instruction: 0xf1ad4479
│ │ │ │ svclt 0x0000bf1d
│ │ │ │ - andseq r0, ip, r2, lsl r7
│ │ │ │ + andseq r0, ip, lr, lsl #14
│ │ │ │ eoreq r1, r9, ip, lsl #22
│ │ │ │ andcs r4, r4, r3, lsl #20
│ │ │ │ ldrbtmi r4, [sl], #-2307 @ 0xfffff6fd
│ │ │ │ @ instruction: 0xf1ad4479
│ │ │ │ svclt 0x0000bf11
│ │ │ │ - andseq pc, ip, sl, lsl #23
│ │ │ │ + andseq pc, ip, r6, lsl #23
│ │ │ │ eoreq r1, r9, r8, lsl fp
│ │ │ │ andcs r4, r3, r3, lsl #18
│ │ │ │ ldrbtmi r4, [r9], #-2563 @ 0xfffff5fd
│ │ │ │ hvccc 50250 @ 0xc44a
│ │ │ │ svclt 0x0004f1ad
│ │ │ │ eoreq r1, r9, r6, lsr #22
│ │ │ │ - andseq pc, ip, r8, lsl #26
│ │ │ │ + andseq pc, ip, r4, lsl #26
│ │ │ │ svcmi 0x00f0e92d
│ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f
│ │ │ │ blhi 15263c
│ │ │ │ @ instruction: 0x0c0cebad
│ │ │ │ bleq ffc554c0 <__bss_end__@@Base+0xff94fd0c>
│ │ │ │ ldclvc 5, cr15, [r7, #-692]! @ 0xfffffd4c
│ │ │ │ blcs fe655514 <__bss_end__@@Base+0xfe34fd60>
│ │ │ │ @@ -9310,18 +9310,18 @@
│ │ │ │ bls ffb4ad30 <__bss_end__@@Base+0xff84557c>
│ │ │ │ stcllt 7, cr15, [r5, #988] @ 0x3dc
│ │ │ │ andhi pc, r0, pc, lsr #7
│ │ │ │ andeq r0, r0, r0
│ │ │ │ teqmi r0, #0
│ │ │ │ andeq r0, r0, r0
│ │ │ │ svcvc 0x00f80000
│ │ │ │ - andseq r9, fp, sl, asr r1
│ │ │ │ - andseq r9, fp, r0, lsr #1
│ │ │ │ - andseq r9, fp, r8, lsr #2
│ │ │ │ - andseq r9, fp, r4, lsl #2
│ │ │ │ + andseq r9, fp, r6, asr r1
│ │ │ │ + mulseq fp, ip, r0
│ │ │ │ + andseq r9, fp, r4, lsr #2
│ │ │ │ + andseq r9, fp, r0, lsl #2
│ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0
│ │ │ │ bl feb7689c <__bss_end__@@Base+0xfe8710e8>
│ │ │ │ @ instruction: 0xf8cc0c0c
│ │ │ │ bvs ff0e3664 <__bss_end__@@Base+0xfedddeb0>
│ │ │ │ strmi r4, [lr], -r4, lsl #12
│ │ │ │ blcc 70f00
│ │ │ │ blcs 381bc
│ │ │ │ @@ -10456,17 +10456,17 @@
│ │ │ │ ldclt 0, cr2, [r0, #-4]
│ │ │ │ andseq r7, sl, lr, lsl ip
│ │ │ │ @ instruction: 0xfffffca7
│ │ │ │ @ instruction: 0x001a7bfe
│ │ │ │ @ instruction: 0xfffffcff
│ │ │ │ @ instruction: 0x001a7bd6
│ │ │ │ @ instruction: 0xfffffd13
│ │ │ │ - @ instruction: 0x001c5df2
│ │ │ │ + andseq r5, ip, lr, ror #27
│ │ │ │ @ instruction: 0xfffffd27
│ │ │ │ - andseq r5, ip, sl, asr lr
│ │ │ │ + andseq r5, ip, r6, asr lr
│ │ │ │ @ instruction: 0xfffffd3b
│ │ │ │ @ instruction: 0xfffffd73
│ │ │ │ andseq r7, sl, r4, asr #22
│ │ │ │ @ instruction: 0xfffffd85
│ │ │ │ @ instruction: 0xfffffdbd
│ │ │ │ andseq r7, sl, r2, lsl fp
│ │ │ │ @ instruction: 0xfffffdcf
│ │ │ │ @@ -10699,19 +10699,19 @@
│ │ │ │ blx ff15cf4a <__bss_end__@@Base+0xfee57796>
│ │ │ │ @ instruction: 0xf06f4a12
│ │ │ │ strtmi r0, [r0], -r1, lsl #2
│ │ │ │ @ instruction: 0xf0cd447a
│ │ │ │ strtmi pc, [r0], -pc, ror #18
│ │ │ │ @ instruction: 0xff08f0c4
│ │ │ │ ldclt 0, cr2, [r0, #-4]
│ │ │ │ - andseq r3, ip, r6, ror #8
│ │ │ │ + andseq r3, ip, r2, ror #8
│ │ │ │ @ instruction: 0xfffffe3f
│ │ │ │ andseq r7, sl, r6, lsl #15
│ │ │ │ @ instruction: 0xfffffe97
│ │ │ │ - ldrheq r8, [fp], -sl
│ │ │ │ + ldrheq r8, [fp], -r6
│ │ │ │ @ instruction: 0xfffffeab
│ │ │ │ andseq r7, sl, lr, lsr #14
│ │ │ │ @ instruction: 0xfffffebf
│ │ │ │ andseq r7, sl, sl, lsl #14
│ │ │ │ @ instruction: 0xfffffed3
│ │ │ │ @ instruction: 0xfffffdb7
│ │ │ │ @ instruction: 0xfffffd03
│ │ │ │ @@ -11002,15 +11002,15 @@
│ │ │ │ @ instruction: 0x2001fcb5
│ │ │ │ svclt 0x0000bd10
│ │ │ │ eoreq r9, r8, r8, asr r1
│ │ │ │ andeq r0, r0, ip, ror #16
│ │ │ │ @ instruction: 0x001a71fe
│ │ │ │ andseq r7, sl, sl, asr #6
│ │ │ │ @ instruction: 0xfffffd85
│ │ │ │ - andseq r7, fp, r0, lsl #24
│ │ │ │ + @ instruction: 0x001b7bfc
│ │ │ │ @ instruction: 0xfffffddd
│ │ │ │ andseq fp, sl, r8, asr r7
│ │ │ │ @ instruction: 0xfffffdf1
│ │ │ │ @ instruction: 0xfffffe29
│ │ │ │ @ instruction: 0x001a72ba
│ │ │ │ @ instruction: 0xfffffe3b
│ │ │ │ @ instruction: 0xfffffe73
│ │ │ │ @@ -11387,15 +11387,15 @@
│ │ │ │ @ instruction: 0xf0cb4479
│ │ │ │ @ instruction: 0x4620fcd7
│ │ │ │ @ instruction: 0xf0d62103
│ │ │ │ andcs pc, r1, pc, ror #30
│ │ │ │ svclt 0x0000bd10
│ │ │ │ andseq r6, sl, r6, ror ip
│ │ │ │ andseq r6, sl, ip, lsl #25
│ │ │ │ - andseq r5, fp, r8, ror #5
│ │ │ │ + andseq r5, fp, r4, ror #5
│ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0
│ │ │ │ bl feb78904 <__bss_end__@@Base+0xfe873150>
│ │ │ │ @ instruction: 0xf8cc0c0c
│ │ │ │ addlt r0, r3, r0, ror #31
│ │ │ │ strmi r4, [sp], -r4, lsl #12
│ │ │ │ @ instruction: 0x461f4616
│ │ │ │ cdp2 0, 12, cr15, cr10, cr9, {6}
│ │ │ │ @@ -12368,15 +12368,15 @@
│ │ │ │ @ instruction: 0x000006bc
│ │ │ │ andseq r6, sl, r0, lsr fp
│ │ │ │ andseq r6, sl, ip, lsr #22
│ │ │ │ andeq r0, r0, r8, ror #26
│ │ │ │ andseq r6, sl, ip, lsr fp
│ │ │ │ andseq r6, sl, r8, asr #22
│ │ │ │ andeq r0, r0, r8, lsl ip
│ │ │ │ - @ instruction: 0x001b0cb2
│ │ │ │ + andseq r0, fp, lr, lsr #25
│ │ │ │ andseq r6, sl, sl, asr fp
│ │ │ │ andeq r0, r0, r8, ror #21
│ │ │ │ andseq r7, sl, ip, ror #15
│ │ │ │ andseq r6, sl, ip, lsr sl
│ │ │ │ andeq r0, r0, r4, asr #20
│ │ │ │ andseq ip, sl, r6, asr #20
│ │ │ │ andseq r6, sl, r6, asr #22
│ │ │ │ @@ -13553,15 +13553,15 @@
│ │ │ │ eoreq r6, r8, r8, lsr r9
│ │ │ │ andeq r0, r0, ip, ror #16
│ │ │ │ @ instruction: 0x001a49de
│ │ │ │ @ instruction: 0x001a7af6
│ │ │ │ @ instruction: 0xfffffe91
│ │ │ │ @ instruction: 0x001a7ad0
│ │ │ │ @ instruction: 0xfffffe07
│ │ │ │ - @ instruction: 0x001c2cb6
│ │ │ │ + @ instruction: 0x001c2cb2
│ │ │ │ @ instruction: 0xfffffd93
│ │ │ │ andseq r7, sl, r6, ror sl
│ │ │ │ @ instruction: 0xfffffecf
│ │ │ │ @ instruction: 0xfffffe7f
│ │ │ │ @ instruction: 0xfffffcdf
│ │ │ │ @ instruction: 0xfffffc67
│ │ │ │ mulseq sl, r8, r9
│ │ │ │ @@ -13996,15 +13996,15 @@
│ │ │ │ eoreq r6, r8, r0, lsl #4
│ │ │ │ strdeq r6, [r8], -r6 @
│ │ │ │ strdeq r0, [r0], -r8
│ │ │ │ ldrdeq r6, [r8], -r8 @
│ │ │ │ andeq r0, r0, r4, lsl #24
│ │ │ │ andeq r0, r0, r8, lsr #28
│ │ │ │ andeq r0, r0, r9, lsr #2
│ │ │ │ - @ instruction: 0x001c2efe
│ │ │ │ + @ instruction: 0x001c2efa
│ │ │ │ andseq r7, sl, ip, ror #7
│ │ │ │ andseq r7, sl, sl, lsr #8
│ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8
│ │ │ │ bl feb7b1d0 <__bss_end__@@Base+0xfe875a1c>
│ │ │ │ @ instruction: 0xf8cc0c0c
│ │ │ │ strmi r0, [r4], -r8, ror #31
│ │ │ │ blvs 97e7dc <__bss_end__@@Base+0x679028>
│ │ │ │ @@ -14137,17 +14137,17 @@
│ │ │ │ eoreq r6, r8, r0
│ │ │ │ andeq r0, r0, r8, lsr #28
│ │ │ │ andeq r0, r0, r4, lsl #24
│ │ │ │ strhteq r5, [r8], -r0
│ │ │ │ @ instruction: 0xfffffee9
│ │ │ │ andseq r7, sl, r4, lsr #4
│ │ │ │ eoreq r6, r8, r6, lsl #29
│ │ │ │ - @ instruction: 0x001c2cd0
│ │ │ │ + andseq r2, ip, ip, asr #25
│ │ │ │ @ instruction: 0x001a71be
│ │ │ │ - andseq r1, fp, r6, lsl #14
│ │ │ │ + andseq r1, fp, r2, lsl #14
│ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8
│ │ │ │ bl feb7b404 <__bss_end__@@Base+0xfe875c50>
│ │ │ │ @ instruction: 0xf8cc0c0c
│ │ │ │ stcmi 15, cr0, [fp, #-960] @ 0xfffffc40
│ │ │ │ @ instruction: 0xf0bf4604
│ │ │ │ blmi 2e3ea0 <__bss_start@@Base+0x14e90>
│ │ │ │ @ instruction: 0xf04f447d
│ │ │ │ @@ -14458,19 +14458,19 @@
│ │ │ │ strls r6, [r0], #-2084 @ 0xfffff7dc
│ │ │ │ blx fe7609d8 <__bss_end__@@Base+0xfe45b224>
│ │ │ │ andlt r2, r5, r0
│ │ │ │ svclt 0x0000bd30
│ │ │ │ strdeq r5, [r8], -r4 @
│ │ │ │ andeq r0, r0, r0, asr #16
│ │ │ │ strdeq r0, [r0], -r0 @
│ │ │ │ - andseq r3, fp, lr, lsl r2
│ │ │ │ + andseq r3, fp, sl, lsl r2
│ │ │ │ andseq r6, sl, sl, ror #26
│ │ │ │ andeq r0, r0, r0, lsr #16
│ │ │ │ andseq r6, sl, r0, asr #26
│ │ │ │ - andseq r6, fp, r0, lsl sl
│ │ │ │ + andseq r6, fp, ip, lsl #20
│ │ │ │ andseq r6, sl, r6, lsl sp
│ │ │ │ andseq r9, sl, r2, lsl r9
│ │ │ │ andseq r6, sl, lr, ror #25
│ │ │ │ andseq r9, sl, lr, lsl #14
│ │ │ │ andseq r6, sl, sl, asr #25
│ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0
│ │ │ │ bl feb7b924 <__bss_end__@@Base+0xfe876170>
│ │ │ │ @@ -14587,17 +14587,17 @@
│ │ │ │ andeq r0, r0, r0, lsr #16
│ │ │ │ @ instruction: 0x001a6bf0
│ │ │ │ andseq r6, sl, r2, lsl #23
│ │ │ │ @ instruction: 0x001a6bda
│ │ │ │ andseq r6, sl, sl, asr fp
│ │ │ │ andseq r6, sl, lr, lsr #23
│ │ │ │ andseq r6, sl, r6, lsr fp
│ │ │ │ - andseq r2, fp, sl, asr #31
│ │ │ │ + andseq r2, fp, r6, asr #31
│ │ │ │ andseq r6, sl, lr, lsl #22
│ │ │ │ - andseq r6, fp, r6, ror #15
│ │ │ │ + andseq r6, fp, r2, ror #15
│ │ │ │ andseq r6, sl, sl, ror #21
│ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0
│ │ │ │ bl feb7bb10 <__bss_end__@@Base+0xfe87635c>
│ │ │ │ @ instruction: 0xf8cc0c0c
│ │ │ │ stclmi 15, cr0, [lr, #-896] @ 0xfffffc80
│ │ │ │ strmi fp, [r4], -r5, lsl #1
│ │ │ │ @ instruction: 0xf880f0ba
│ │ │ │ @@ -14682,17 +14682,17 @@
│ │ │ │ andseq r6, sl, r6, ror sl
│ │ │ │ @ instruction: 0x001a69fc
│ │ │ │ strdeq r0, [r0], -r0 @
│ │ │ │ andseq r6, sl, lr, asr #19
│ │ │ │ andeq r0, r0, r0, lsr #16
│ │ │ │ andseq r6, sl, r8, lsr sl
│ │ │ │ andseq r6, sl, lr, lsr #19
│ │ │ │ - andseq r6, fp, r2, lsl #13
│ │ │ │ + andseq r6, fp, lr, ror r6
│ │ │ │ andseq r6, sl, r6, lsl #19
│ │ │ │ - andseq r2, fp, lr, lsl lr
│ │ │ │ + andseq r2, fp, sl, lsl lr
│ │ │ │ andseq r6, sl, r2, ror #18
│ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0
│ │ │ │ bl feb7bc8c <__bss_end__@@Base+0xfe8764d8>
│ │ │ │ @ instruction: 0xf8cc0c0c
│ │ │ │ ldcmi 15, cr0, [r7, #-896]! @ 0xfffffc80
│ │ │ │ strmi fp, [r4], -r5, lsl #1
│ │ │ │ @ instruction: 0xffc2f0b9
│ │ │ │ @@ -14748,17 +14748,17 @@
│ │ │ │ stmdavs r4!, {r1, r3, r4, r5, r6, sl, lr}
│ │ │ │ @ instruction: 0xf0be9400
│ │ │ │ andcs pc, r0, r7, asr r8 @
│ │ │ │ ldclt 0, cr11, [r0, #-20]! @ 0xffffffec
│ │ │ │ eoreq r5, r8, r4, lsl #12
│ │ │ │ andeq r0, r0, r0, asr #16
│ │ │ │ strdeq r0, [r0], -r0 @
│ │ │ │ - andseq r2, fp, ip, asr #26
│ │ │ │ + andseq r2, fp, r8, asr #26
│ │ │ │ mulseq sl, r8, r8
│ │ │ │ - andseq r6, fp, r4, ror #10
│ │ │ │ + andseq r6, fp, r0, ror #10
│ │ │ │ andseq r6, sl, sl, ror #16
│ │ │ │ andeq r0, r0, r0, lsr #16
│ │ │ │ andseq r6, sl, r0, asr #16
│ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0
│ │ │ │ bl feb7bd9c <__bss_end__@@Base+0xfe8765e8>
│ │ │ │ @ instruction: 0xf8cc0c0c
│ │ │ │ ldcmi 15, cr0, [r4, #-896]! @ 0xfffffc80
│ │ │ │ @@ -14812,18 +14812,18 @@
│ │ │ │ @ instruction: 0xf06fc034
│ │ │ │ stmib sp, {r0, r2, r8}^
│ │ │ │ ldrbtmi r3, [sl], #-1
│ │ │ │ vmax.s8 d20, d0, d16
│ │ │ │ @ instruction: 0xe7d663b3
│ │ │ │ strdeq r5, [r8], -r4 @
│ │ │ │ andeq r0, r0, r0, asr #16
│ │ │ │ - andseq r2, fp, r8, lsr ip
│ │ │ │ + andseq r2, fp, r4, lsr ip
│ │ │ │ andseq r6, sl, sl, lsl #15
│ │ │ │ strdeq r0, [r0], -r0 @
│ │ │ │ - andseq r6, fp, r0, asr r4
│ │ │ │ + andseq r6, fp, ip, asr #8
│ │ │ │ andseq r6, sl, r6, asr r7
│ │ │ │ andseq r6, sl, r6, lsr r7
│ │ │ │ andeq r0, r0, r0, lsr #16
│ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0
│ │ │ │ bl feb7bea0 <__bss_end__@@Base+0xfe8766ec>
│ │ │ │ @ instruction: 0xf8cc0c0c
│ │ │ │ ldclmi 15, cr0, [r1, #-896] @ 0xfffffc80
│ │ │ │ @@ -14907,19 +14907,19 @@
│ │ │ │ strls r6, [r0], #-2084 @ 0xfffff7dc
│ │ │ │ @ instruction: 0xff1af0bd
│ │ │ │ andlt r2, r5, r0
│ │ │ │ svclt 0x0000bd30
│ │ │ │ strdeq r5, [r8], -r0 @
│ │ │ │ andeq r0, r0, r0, asr #16
│ │ │ │ strdeq r0, [r0], -r0 @
│ │ │ │ - andseq r2, fp, sl, lsl fp
│ │ │ │ + andseq r2, fp, r6, lsl fp
│ │ │ │ andseq r6, sl, r6, ror #12
│ │ │ │ andeq r0, r0, r0, lsr #16
│ │ │ │ andseq r6, sl, ip, lsr r6
│ │ │ │ - andseq r6, fp, ip, lsl #6
│ │ │ │ + andseq r6, fp, r8, lsl #6
│ │ │ │ andseq r6, sl, r2, lsl r6
│ │ │ │ andseq r9, sl, lr, lsl #4
│ │ │ │ andseq r6, sl, sl, ror #11
│ │ │ │ andseq r9, sl, sl
│ │ │ │ andseq r6, sl, r6, asr #11
│ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0
│ │ │ │ bl feb7c028 <__bss_end__@@Base+0xfe876874>
│ │ │ │ @@ -15001,20 +15001,20 @@
│ │ │ │ ldrbtmi r3, [sl], #-969 @ 0xfffffc37
│ │ │ │ strls r6, [r0], #-2084 @ 0xfffff7dc
│ │ │ │ mrc2 0, 2, pc, cr12, cr13, {5}
│ │ │ │ andlt r2, r5, r0
│ │ │ │ svclt 0x0000bd30
│ │ │ │ eoreq r5, r8, r8, ror #4
│ │ │ │ andeq r0, r0, r0, asr #16
│ │ │ │ - mulseq fp, r2, r9
│ │ │ │ + andseq r2, fp, lr, lsl #19
│ │ │ │ andseq r6, sl, r4, ror #9
│ │ │ │ strdeq r0, [r0], -r0 @
│ │ │ │ @ instruction: 0x001a64b6
│ │ │ │ andeq r0, r0, r0, lsr #16
│ │ │ │ - mulseq fp, r0, r1
│ │ │ │ + andseq r6, fp, ip, lsl #3
│ │ │ │ mulseq sl, r6, r4
│ │ │ │ mulseq sl, r2, r0
│ │ │ │ andseq r6, sl, lr, ror #8
│ │ │ │ andseq r8, sl, lr, lsl #29
│ │ │ │ andseq r6, sl, sl, asr #8
│ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0
│ │ │ │ bl feb7c1a4 <__bss_end__@@Base+0xfe8769f0>
│ │ │ │ @@ -15100,19 +15100,19 @@
│ │ │ │ strls r6, [r0], #-2084 @ 0xfffff7dc
│ │ │ │ ldc2 0, cr15, [r8, #756] @ 0x2f4
│ │ │ │ andlt r2, r5, r0
│ │ │ │ svclt 0x0000bd30
│ │ │ │ eoreq r5, r8, ip, ror #1
│ │ │ │ andeq r0, r0, r0, asr #16
│ │ │ │ strdeq r0, [r0], -r0 @
│ │ │ │ - andseq r2, fp, r6, lsl r8
│ │ │ │ + andseq r2, fp, r2, lsl r8
│ │ │ │ andseq r6, sl, r2, ror #6
│ │ │ │ andeq r0, r0, r0, lsr #16
│ │ │ │ andseq r6, sl, r8, lsr r3
│ │ │ │ - andseq r6, fp, r8
│ │ │ │ + andseq r6, fp, r4
│ │ │ │ andseq r6, sl, lr, lsl #6
│ │ │ │ andseq r8, sl, sl, lsl #30
│ │ │ │ andseq r6, sl, r6, ror #5
│ │ │ │ andseq r8, sl, r6, lsl #26
│ │ │ │ andseq r6, sl, r2, asr #5
│ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0
│ │ │ │ bl feb7c32c <__bss_end__@@Base+0xfe876b78>
│ │ │ │ @@ -15439,26 +15439,26 @@
│ │ │ │ vadd.i8 , q8, q14
│ │ │ │ ldrbtmi r2, [sl], #-979 @ 0xfffffc2d
│ │ │ │ strls r6, [r0], #-2084 @ 0xfffff7dc
│ │ │ │ blx ffbe1930 <__bss_end__@@Base+0xff8dc17c>
│ │ │ │ svclt 0x0000e792
│ │ │ │ strdeq r4, [r8], -r0 @
│ │ │ │ andeq r0, r0, r0, asr #16
│ │ │ │ - mulseq fp, sl, r6
│ │ │ │ + mulseq fp, r6, r6
│ │ │ │ andseq r5, sl, r4, asr lr
│ │ │ │ strdeq r0, [r0], -r0 @
│ │ │ │ andseq r5, sl, r6, lsr #28
│ │ │ │ andeq r0, r0, r0, lsr #16
│ │ │ │ - andseq sp, fp, r8, ror #12
│ │ │ │ + andseq sp, fp, r4, ror #12
│ │ │ │ andseq r5, sl, r6, lsl #28
│ │ │ │ - @ instruction: 0x001afbd2
│ │ │ │ + andseq pc, sl, lr, asr #23
│ │ │ │ @ instruction: 0x001a5dde
│ │ │ │ - andseq r7, fp, r2, lsr sl
│ │ │ │ + andseq r7, fp, lr, lsr #20
│ │ │ │ @ instruction: 0x001a5dba
│ │ │ │ - andseq sp, fp, r6, asr #2
│ │ │ │ + andseq sp, fp, r2, asr #2
│ │ │ │ mulseq sl, r2, sp
│ │ │ │ andseq r8, sl, r6, lsl #14
│ │ │ │ andseq r5, sl, lr, ror #26
│ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0
│ │ │ │ bl feb7c88c <__bss_end__@@Base+0xfe8770d8>
│ │ │ │ @ instruction: 0xf8cc0c0c
│ │ │ │ stclmi 15, cr0, [r6, #-896]! @ 0xfffffc80
│ │ │ │ @@ -15562,26 +15562,26 @@
│ │ │ │ vadd.i8 , q8, q14
│ │ │ │ ldrbtmi r2, [sl], #-923 @ 0xfffffc65
│ │ │ │ strls r6, [r0], #-2084 @ 0xfffff7dc
│ │ │ │ @ instruction: 0xf9f8f0bd
│ │ │ │ svclt 0x0000e792
│ │ │ │ eoreq r4, r8, r4, lsl #20
│ │ │ │ andeq r0, r0, r0, asr #16
│ │ │ │ - andseq sp, fp, lr, lsr #9
│ │ │ │ + andseq sp, fp, sl, lsr #9
│ │ │ │ andseq r5, sl, r8, ror #24
│ │ │ │ strdeq r0, [r0], -r0 @
│ │ │ │ andseq r5, sl, sl, lsr ip
│ │ │ │ andeq r0, r0, r0, lsr #16
│ │ │ │ - andseq sp, fp, ip, ror r4
│ │ │ │ + andseq sp, fp, r8, ror r4
│ │ │ │ andseq r5, sl, sl, lsl ip
│ │ │ │ - andseq pc, sl, r6, ror #19
│ │ │ │ + andseq pc, sl, r2, ror #19
│ │ │ │ @ instruction: 0x001a5bf2
│ │ │ │ - andseq r7, fp, r6, asr #16
│ │ │ │ + andseq r7, fp, r2, asr #16
│ │ │ │ andseq r5, sl, lr, asr #23
│ │ │ │ - andseq ip, fp, sl, asr pc
│ │ │ │ + andseq ip, fp, r6, asr pc
│ │ │ │ andseq r5, sl, r6, lsr #23
│ │ │ │ andseq r8, sl, sl, lsl r5
│ │ │ │ andseq r5, sl, r2, lsl #23
│ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0
│ │ │ │ bl feb7ca78 <__bss_end__@@Base+0xfe8772c4>
│ │ │ │ @ instruction: 0xf8cc0c0c
│ │ │ │ ldcmi 15, cr0, [r4, #-896]! @ 0xfffffc80
│ │ │ │ @@ -15635,18 +15635,18 @@
│ │ │ │ @ instruction: 0xf06fc034
│ │ │ │ stmib sp, {r0, r2, r8}^
│ │ │ │ ldrbtmi r3, [sl], #-1
│ │ │ │ vmax.s8 d20, d0, d16
│ │ │ │ @ instruction: 0xe7d62355
│ │ │ │ eoreq r4, r8, r8, lsl r8
│ │ │ │ andeq r0, r0, r0, asr #16
│ │ │ │ - andseq r1, fp, ip, asr pc
│ │ │ │ + andseq r1, fp, r8, asr pc
│ │ │ │ andseq r5, sl, lr, lsr #21
│ │ │ │ strdeq r0, [r0], -r0 @
│ │ │ │ - andseq r5, fp, r4, ror r7
│ │ │ │ + andseq r5, fp, r0, ror r7
│ │ │ │ andseq r5, sl, sl, ror sl
│ │ │ │ andseq r5, sl, sl, asr sl
│ │ │ │ andeq r0, r0, r0, lsr #16
│ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0
│ │ │ │ bl feb7cb7c <__bss_end__@@Base+0xfe8773c8>
│ │ │ │ @ instruction: 0xf8cc0c0c
│ │ │ │ stcmi 15, cr0, [r8, #-896]! @ 0xfffffc80
│ │ │ │ @@ -15688,15 +15688,15 @@
│ │ │ │ @ instruction: 0xf06fc02c
│ │ │ │ stmib sp, {r0, r2, r8}^
│ │ │ │ ldrbtmi r3, [sl], #-1
│ │ │ │ vmax.s8 d20, d0, d16
│ │ │ │ @ instruction: 0xe7e92336
│ │ │ │ eoreq r4, r8, r4, lsl r7
│ │ │ │ andeq r0, r0, r0, asr #16
│ │ │ │ - mulseq fp, lr, lr
│ │ │ │ + mulseq fp, sl, lr
│ │ │ │ @ instruction: 0x001a59b4
│ │ │ │ strdeq r0, [r0], -r0 @
│ │ │ │ andseq r5, sl, r6, lsl #19
│ │ │ │ andeq r0, r0, r0, lsr #16
│ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0
│ │ │ │ bl feb7cc48 <__bss_end__@@Base+0xfe877494>
│ │ │ │ @ instruction: 0xf8cc0c0c
│ │ │ │ @@ -15751,18 +15751,18 @@
│ │ │ │ @ instruction: 0xf06fc034
│ │ │ │ stmib sp, {r0, r2, r8}^
│ │ │ │ ldrbtmi r3, [sl], #-1
│ │ │ │ vmax.s8 d20, d0, d16
│ │ │ │ bfi r2, r2, #6, #17
│ │ │ │ eoreq r4, r8, r8, asr #12
│ │ │ │ andeq r0, r0, r0, asr #16
│ │ │ │ - andseq r1, fp, ip, lsl #27
│ │ │ │ + andseq r1, fp, r8, lsl #27
│ │ │ │ @ instruction: 0x001a58de
│ │ │ │ strdeq r0, [r0], -r0 @
│ │ │ │ - andseq r5, fp, r4, lsr #11
│ │ │ │ + andseq r5, fp, r0, lsr #11
│ │ │ │ andseq r5, sl, sl, lsr #17
│ │ │ │ andseq r5, sl, sl, lsl #17
│ │ │ │ andeq r0, r0, r0, lsr #16
│ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0
│ │ │ │ bl feb7cd4c <__bss_end__@@Base+0xfe877598>
│ │ │ │ @ instruction: 0xf8cc0c0c
│ │ │ │ cdpmi 15, 8, cr0, cr13, cr0, {7}
│ │ │ │ @@ -15906,19 +15906,19 @@
│ │ │ │ movweq pc, #63040 @ 0xf640 @
│ │ │ │ stmdavs r4!, {r1, r3, r4, r5, r6, sl, lr}
│ │ │ │ @ instruction: 0xf0bc9400
│ │ │ │ ldrb pc, [r7, -r9, asr #30] @
│ │ │ │ eoreq r4, r8, r4, asr #10
│ │ │ │ andeq r0, r0, r0, asr #16
│ │ │ │ strdeq r0, [r0], -r0 @
│ │ │ │ - andseq r1, fp, ip, lsr #24
│ │ │ │ + andseq r1, fp, r8, lsr #24
│ │ │ │ andseq r5, sl, r8, ror r7
│ │ │ │ andeq r0, r0, r0, lsr #16
│ │ │ │ andseq r5, sl, r8, asr #14
│ │ │ │ - andseq r5, fp, ip, lsl r4
│ │ │ │ + andseq r5, fp, r8, lsl r4
│ │ │ │ andseq r5, sl, r2, lsr #14
│ │ │ │ andseq r5, sl, sl, lsr #15
│ │ │ │ @ instruction: 0x001a56fa
│ │ │ │ andseq r5, sl, r4, ror r7
│ │ │ │ andseq r5, sl, ip, asr #13
│ │ │ │ andseq r5, sl, ip, asr r7
│ │ │ │ andseq r5, sl, r4, lsr #13
│ │ │ │ @@ -16049,19 +16049,19 @@
│ │ │ │ bicvc pc, r6, #64, 4
│ │ │ │ stmdavs r4!, {r1, r3, r4, r5, r6, sl, lr}
│ │ │ │ @ instruction: 0xf0bc9400
│ │ │ │ ldrb pc, [fp, -fp, lsr #28]! @
│ │ │ │ eoreq r4, r8, r8, lsr #5
│ │ │ │ andeq r0, r0, r0, asr #16
│ │ │ │ strdeq r0, [r0], -r0 @
│ │ │ │ - andseq r1, fp, r8, lsr #19
│ │ │ │ + andseq r1, fp, r4, lsr #19
│ │ │ │ @ instruction: 0x001a54f4
│ │ │ │ andeq r0, r0, r0, lsr #16
│ │ │ │ andseq r5, sl, r4, asr #9
│ │ │ │ - mulseq fp, r8, r1
│ │ │ │ + mulseq fp, r4, r1
│ │ │ │ mulseq sl, lr, r4
│ │ │ │ andseq r5, sl, sl, lsr r5
│ │ │ │ andseq r5, sl, r6, ror r4
│ │ │ │ andseq r5, sl, r4, lsr r5
│ │ │ │ andseq r5, sl, r8, asr #8
│ │ │ │ @ instruction: 0x001a54f0
│ │ │ │ andseq r5, sl, r0, lsr #8
│ │ │ │ @@ -16236,15 +16236,15 @@
│ │ │ │ @ instruction: 0x001a52f8
│ │ │ │ andseq r5, sl, ip, lsl #4
│ │ │ │ strdeq r3, [r8], -r4 @
│ │ │ │ andeq r0, r0, r0, lsr #16
│ │ │ │ andseq r5, sl, r8, asr #3
│ │ │ │ mulseq sl, ip, r2
│ │ │ │ andseq r5, sl, r6, lsr #3
│ │ │ │ - andseq r9, fp, r6, lsr #2
│ │ │ │ + andseq r9, fp, r2, lsr #2
│ │ │ │ andseq r5, sl, r2, lsl #3
│ │ │ │ andseq r5, sl, sl, asr r2
│ │ │ │ andseq r5, sl, lr, asr r1
│ │ │ │ andseq r5, sl, r6, ror r2
│ │ │ │ andseq r5, sl, r6, lsr r2
│ │ │ │ andseq r5, sl, r0, asr #4
│ │ │ │ andseq r5, sl, ip, lsl r2
│ │ │ │ @@ -16549,19 +16549,19 @@
│ │ │ │ mvnsmi pc, #64, 4
│ │ │ │ stmdavs r4!, {r1, r3, r4, r5, r6, sl, lr}
│ │ │ │ @ instruction: 0xf0bc9400
│ │ │ │ ldr pc, [r6, r3, asr #20]
│ │ │ │ eoreq r3, r8, r8, asr #20
│ │ │ │ andeq r0, r0, r0, asr #16
│ │ │ │ strdeq r0, [r0], -r0 @
│ │ │ │ - andseq r1, fp, r4, asr r1
│ │ │ │ + andseq r1, fp, r0, asr r1
│ │ │ │ mulseq sl, sl, ip
│ │ │ │ andeq r0, r0, r0, lsr #16
│ │ │ │ andseq r4, sl, r0, ror ip
│ │ │ │ - andseq r4, fp, r4, asr #18
│ │ │ │ + andseq r4, fp, r0, asr #18
│ │ │ │ andseq r4, sl, r8, asr #24
│ │ │ │ andseq r4, sl, r0, ror sp
│ │ │ │ andseq r4, sl, r8, lsl ip
│ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0
│ │ │ │ bl feb7d9c8 <__bss_end__@@Base+0xfe878214>
│ │ │ │ @ instruction: 0xf8cc0c0c
│ │ │ │ cdpmi 15, 5, cr0, cr1, cr0, {7}
│ │ │ │ @@ -16645,19 +16645,19 @@
│ │ │ │ bicmi pc, r4, #64, 4
│ │ │ │ stmdavs r4!, {r1, r3, r4, r5, r6, sl, lr}
│ │ │ │ @ instruction: 0xf0bc9400
│ │ │ │ ldr pc, [r6, r3, lsl #19]
│ │ │ │ eoreq r3, r8, r8, asr #17
│ │ │ │ andeq r0, r0, r0, asr #16
│ │ │ │ strdeq r0, [r0], -r0 @
│ │ │ │ - @ instruction: 0x001b0fd4
│ │ │ │ + @ instruction: 0x001b0fd0
│ │ │ │ andseq r4, sl, sl, lsl fp
│ │ │ │ andeq r0, r0, r0, lsr #16
│ │ │ │ @ instruction: 0x001a4af0
│ │ │ │ - andseq r4, fp, r4, asr #15
│ │ │ │ + andseq r4, fp, r0, asr #15
│ │ │ │ andseq r4, sl, r8, asr #21
│ │ │ │ @ instruction: 0x001a4bf0
│ │ │ │ mulseq sl, r8, sl
│ │ │ │ svcmi 0x00f0e92d
│ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f
│ │ │ │ @ instruction: 0x0c0cebad
│ │ │ │ svceq 0x00b0f8cc
│ │ │ │ @@ -16853,27 +16853,27 @@
│ │ │ │ andeq r0, r0, r4, lsl #24
│ │ │ │ eoreq r3, r8, lr, asr r6
│ │ │ │ @ instruction: 0x00000bb8
│ │ │ │ andseq r4, sl, r6, ror #20
│ │ │ │ andeq r0, r0, r8, ror lr
│ │ │ │ andseq r4, sl, r6, lsl #20
│ │ │ │ @ instruction: 0xffffd4f5
│ │ │ │ - andseq r0, ip, lr, asr #5
│ │ │ │ + andseq r0, ip, sl, asr #5
│ │ │ │ andseq r4, sl, ip, asr #17
│ │ │ │ andseq r4, sl, ip, lsr #18
│ │ │ │ - @ instruction: 0x001c02b4
│ │ │ │ + @ instruction: 0x001c02b0
│ │ │ │ @ instruction: 0x001a48b2
│ │ │ │ @ instruction: 0x001a47de
│ │ │ │ - mulseq ip, lr, r2
│ │ │ │ + mulseq ip, sl, r2
│ │ │ │ mulseq sl, ip, r8
│ │ │ │ andseq r4, sl, r8, asr #15
│ │ │ │ - andseq r0, ip, r8, lsl #5
│ │ │ │ + andseq r0, ip, r4, lsl #5
│ │ │ │ andseq r4, sl, r6, lsl #17
│ │ │ │ @ instruction: 0x001a47b2
│ │ │ │ - andseq r0, ip, r4, ror r2
│ │ │ │ + andseq r0, ip, r0, ror r2
│ │ │ │ andseq r4, sl, r2, ror #14
│ │ │ │ andseq r4, sl, r6, ror #17
│ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0
│ │ │ │ bl feb7dea4 <__bss_end__@@Base+0xfe8786f0>
│ │ │ │ @ instruction: 0xf8cc0c0c
│ │ │ │ mrcmi 15, 0, r0, cr12, cr0, {7}
│ │ │ │ blmi 7384c4 <__bss_end__@@Base+0x432d10>
│ │ │ │ @@ -16903,15 +16903,15 @@
│ │ │ │ stmdami r8, {r0, r1, r2, r8, fp, lr}
│ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85
│ │ │ │ ldrbtmi r3, [r8], #-888 @ 0xfffffc88
│ │ │ │ stc 7, cr15, [r0], {238} @ 0xee
│ │ │ │ eoreq r3, r8, lr, ror #7
│ │ │ │ andeq r0, r0, r0, asr #16
│ │ │ │ andeq r0, r0, r4, asr #15
│ │ │ │ - andseq r0, ip, r0, lsl #3
│ │ │ │ + andseq r0, ip, ip, ror r1
│ │ │ │ andseq r4, sl, lr, lsl #13
│ │ │ │ andseq r4, sl, sl, lsr #13
│ │ │ │ mvnsmi lr, #737280 @ 0xb4000
│ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f
│ │ │ │ @ instruction: 0x0c0cebad
│ │ │ │ svceq 0x0090f8cc
│ │ │ │ addslt r4, r5, r2, ror sl
│ │ │ │ @@ -18875,15 +18875,15 @@
│ │ │ │ @ instruction: 0xffffc849
│ │ │ │ mulseq sl, sl, r8
│ │ │ │ @ instruction: 0xffffdd6b
│ │ │ │ andseq r3, sl, ip, ror #16
│ │ │ │ @ instruction: 0xffffdc69
│ │ │ │ andseq r3, sl, lr, lsr r8
│ │ │ │ @ instruction: 0xffffdb2f
│ │ │ │ - andseq sp, fp, r8, lsr #20
│ │ │ │ + andseq sp, fp, r4, lsr #20
│ │ │ │ @ instruction: 0xffffd90d
│ │ │ │ mulseq sl, sl, r5
│ │ │ │ @ instruction: 0xffffd6eb
│ │ │ │ andseq r3, sl, r8, lsr #15
│ │ │ │ @ instruction: 0xffffc709
│ │ │ │ andseq r3, sl, r2, lsl #15
│ │ │ │ @ instruction: 0xffffd4f7
│ │ │ │ @@ -18955,18 +18955,18 @@
│ │ │ │ @ instruction: 0xffffc085
│ │ │ │ andseq r3, sl, sl, lsr #4
│ │ │ │ @ instruction: 0xffffd89b
│ │ │ │ @ instruction: 0x001a31f8
│ │ │ │ @ instruction: 0xffffd5c9
│ │ │ │ andseq r3, sl, sl, asr #3
│ │ │ │ @ instruction: 0xffffbe89
│ │ │ │ - andseq r7, fp, r6, ror #16
│ │ │ │ + andseq r7, fp, r2, ror #16
│ │ │ │ @ instruction: 0xffffbd59
│ │ │ │ @ instruction: 0xffffbde7
│ │ │ │ - andseq r7, fp, r6, lsl sl
│ │ │ │ + andseq r7, fp, r2, lsl sl
│ │ │ │ @ instruction: 0xffffbc79
│ │ │ │ @ instruction: 0xffffbc0b
│ │ │ │ andseq r3, sl, r6, lsl r1
│ │ │ │ @ instruction: 0xffffe9a5
│ │ │ │ @