--- /srv/rebuilderd/tmp/rebuilderdbB7h6q/inputs/xpa-tools_2.1.20-3_armhf.deb +++ /srv/rebuilderd/tmp/rebuilderdbB7h6q/out/xpa-tools_2.1.20-3_armhf.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2024-10-20 02:16:11.000000 debian-binary │ -rw-r--r-- 0 0 0 1288 2024-10-20 02:16:11.000000 control.tar.xz │ --rw-r--r-- 0 0 0 96516 2024-10-20 02:16:11.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 101592 2024-10-20 02:16:11.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./control │ │ │ @@ -1,13 +1,13 @@ │ │ │ Package: xpa-tools │ │ │ Source: xpa │ │ │ Version: 2.1.20-3 │ │ │ Architecture: armhf │ │ │ Maintainer: Debian Astro Team │ │ │ -Installed-Size: 444 │ │ │ +Installed-Size: 512 │ │ │ Depends: libxpa1 (= 2.1.20-3), libc6 (>= 2.34) │ │ │ Section: science │ │ │ Priority: optional │ │ │ Homepage: https://hea-www.harvard.edu/RD/xpa/ │ │ │ Description: Tools for seamless communication between Unix programs │ │ │ The XPA messaging system provides seamless communication between many kinds │ │ │ of Unix programs, including X programs and Tcl/Tk programs. It also provides │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── file list │ │ │ @@ -1,14 +1,14 @@ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2024-10-20 02:16:11.000000 ./ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2024-10-20 02:16:11.000000 ./usr/ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2024-10-20 02:16:11.000000 ./usr/bin/ │ │ │ -rwxr-xr-x 0 root (0) root (0) 79508 2024-10-20 02:16:11.000000 ./usr/bin/xpaaccess │ │ │ -rwxr-xr-x 0 root (0) root (0) 79508 2024-10-20 02:16:11.000000 ./usr/bin/xpaget │ │ │ -rwxr-xr-x 0 root (0) root (0) 79508 2024-10-20 02:16:11.000000 ./usr/bin/xpainfo │ │ │ --rwxr-xr-x 0 root (0) root (0) 9776 2024-10-20 02:16:11.000000 ./usr/bin/xpamb │ │ │ +-rwxr-xr-x 0 root (0) root (0) 79512 2024-10-20 02:16:11.000000 ./usr/bin/xpamb │ │ │ -rwxr-xr-x 0 root (0) root (0) 87704 2024-10-20 02:16:11.000000 ./usr/bin/xpans │ │ │ -rwxr-xr-x 0 root (0) root (0) 79508 2024-10-20 02:16:11.000000 ./usr/bin/xpaset │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2024-10-20 02:16:11.000000 ./usr/share/ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2024-10-20 02:16:11.000000 ./usr/share/doc/ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2024-10-20 02:16:11.000000 ./usr/share/doc/xpa-tools/ │ │ │ -rw-r--r-- 0 root (0) root (0) 713 2024-10-20 02:16:11.000000 ./usr/share/doc/xpa-tools/changelog.Debian.gz │ │ │ -rw-r--r-- 0 root (0) root (0) 42 2024-10-20 02:16:11.000000 ./usr/share/doc/xpa-tools/changelog.gz │ │ ├── ./usr/bin/xpamb │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --file-header {} │ │ │ │ @@ -4,17 +4,17 @@ │ │ │ │ Data: 2's complement, little endian │ │ │ │ Version: 1 (current) │ │ │ │ OS/ABI: UNIX - System V │ │ │ │ ABI Version: 0 │ │ │ │ Type: DYN (Position-Independent Executable file) │ │ │ │ Machine: ARM │ │ │ │ Version: 0x1 │ │ │ │ - Entry point address: 0xa81 │ │ │ │ + Entry point address: 0x1979 │ │ │ │ Start of program headers: 52 (bytes into file) │ │ │ │ - Start of section headers: 8656 (bytes into file) │ │ │ │ + Start of section headers: 78392 (bytes into file) │ │ │ │ Flags: 0x5000400, Version5 EABI, hard-float ABI │ │ │ │ Size of this header: 52 (bytes) │ │ │ │ Size of program headers: 32 (bytes) │ │ │ │ Number of program headers: 9 │ │ │ │ Size of section headers: 40 (bytes) │ │ │ │ Number of section headers: 28 │ │ │ │ Section header string table index: 27 │ │ │ ├── readelf --wide --program-header {} │ │ │ │ @@ -1,24 +1,24 @@ │ │ │ │ │ │ │ │ Elf file type is DYN (Position-Independent Executable file) │ │ │ │ -Entry point 0xa81 │ │ │ │ +Entry point 0x1979 │ │ │ │ There are 9 program headers, starting at offset 52 │ │ │ │ │ │ │ │ Program Headers: │ │ │ │ Type Offset VirtAddr PhysAddr FileSiz MemSiz Flg Align │ │ │ │ - ARM_EXIDX 0x001800 0x00001800 0x00001800 0x00008 0x00008 R 0x4 │ │ │ │ + ARM_EXIDX 0x012258 0x00012258 0x00012258 0x00008 0x00008 R 0x4 │ │ │ │ PHDR 0x000034 0x00000034 0x00000034 0x00120 0x00120 R 0x4 │ │ │ │ INTERP 0x000154 0x00000154 0x00000154 0x00019 0x00019 R 0x1 │ │ │ │ [Requesting program interpreter: /lib/ld-linux-armhf.so.3] │ │ │ │ - LOAD 0x000000 0x00000000 0x00000000 0x0180c 0x0180c R E 0x1000 │ │ │ │ - LOAD 0x001e4c 0x00002e4c 0x00002e4c 0x001c0 0x011cc RW 0x1000 │ │ │ │ - DYNAMIC 0x001e54 0x00002e54 0x00002e54 0x00108 0x00108 RW 0x4 │ │ │ │ + LOAD 0x000000 0x00000000 0x00000000 0x12264 0x12264 R E 0x1000 │ │ │ │ + LOAD 0x012cf0 0x00013cf0 0x00013cf0 0x00384 0x09a14 RW 0x1000 │ │ │ │ + DYNAMIC 0x012cf8 0x00013cf8 0x00013cf8 0x00100 0x00100 RW 0x4 │ │ │ │ NOTE 0x000170 0x00000170 0x00000170 0x00044 0x00044 R 0x4 │ │ │ │ GNU_STACK 0x000000 0x00000000 0x00000000 0x00000 0x00000 RW 0x10 │ │ │ │ - GNU_RELRO 0x001e4c 0x00002e4c 0x00002e4c 0x001b4 0x001b4 R 0x1 │ │ │ │ + GNU_RELRO 0x012cf0 0x00013cf0 0x00013cf0 0x00310 0x00310 R 0x1 │ │ │ │ │ │ │ │ Section to Segment mapping: │ │ │ │ Segment Sections... │ │ │ │ 00 .ARM.exidx │ │ │ │ 01 │ │ │ │ 02 .interp │ │ │ │ 03 .interp .note.gnu.build-id .note.ABI-tag .gnu.hash .dynsym .dynstr .gnu.version .gnu.version_r .rel.dyn .rel.plt .init .plt .text .fini .rodata .ARM.exidx .eh_frame │ │ │ ├── readelf --wide --sections {} │ │ │ │ @@ -1,37 +1,37 @@ │ │ │ │ -There are 28 section headers, starting at offset 0x21d0: │ │ │ │ +There are 28 section headers, starting at offset 0x13238: │ │ │ │ │ │ │ │ Section Headers: │ │ │ │ [Nr] Name Type Addr Off Size ES Flg Lk Inf Al │ │ │ │ [ 0] NULL 00000000 000000 000000 00 0 0 0 │ │ │ │ [ 1] .interp PROGBITS 00000154 000154 000019 00 A 0 0 1 │ │ │ │ [ 2] .note.gnu.build-id NOTE 00000170 000170 000024 00 A 0 0 4 │ │ │ │ [ 3] .note.ABI-tag NOTE 00000194 000194 000020 00 A 0 0 4 │ │ │ │ [ 4] .gnu.hash GNU_HASH 000001b4 0001b4 000018 04 A 5 0 4 │ │ │ │ - [ 5] .dynsym DYNSYM 000001cc 0001cc 000260 10 A 6 3 4 │ │ │ │ - [ 6] .dynstr STRTAB 0000042c 00042c 0001b7 00 A 0 0 1 │ │ │ │ - [ 7] .gnu.version VERSYM 000005e4 0005e4 00004c 02 A 5 0 2 │ │ │ │ - [ 8] .gnu.version_r VERNEED 00000630 000630 000050 00 A 6 2 4 │ │ │ │ - [ 9] .rel.dyn REL 00000680 000680 000050 08 A 5 0 4 │ │ │ │ - [10] .rel.plt REL 000006d0 0006d0 0000f8 08 AI 5 21 4 │ │ │ │ - [11] .init PROGBITS 000007c8 0007c8 00000c 00 AX 0 0 4 │ │ │ │ - [12] .plt PROGBITS 000007d4 0007d4 00018c 04 AX 0 0 4 │ │ │ │ - [13] .text PROGBITS 00000960 000960 000b80 00 AX 0 0 4 │ │ │ │ - [14] .fini PROGBITS 000014e0 0014e0 000008 00 AX 0 0 4 │ │ │ │ - [15] .rodata PROGBITS 000014e8 0014e8 000318 00 A 0 0 4 │ │ │ │ - [16] .ARM.exidx ARM_EXIDX 00001800 001800 000008 00 AL 13 0 4 │ │ │ │ - [17] .eh_frame PROGBITS 00001808 001808 000004 00 A 0 0 4 │ │ │ │ - [18] .init_array INIT_ARRAY 00002e4c 001e4c 000004 04 WA 0 0 4 │ │ │ │ - [19] .fini_array FINI_ARRAY 00002e50 001e50 000004 04 WA 0 0 4 │ │ │ │ - [20] .dynamic DYNAMIC 00002e54 001e54 000108 08 WA 6 0 4 │ │ │ │ - [21] .got PROGBITS 00002f5c 001f5c 0000a4 04 WA 0 0 4 │ │ │ │ - [22] .data PROGBITS 00003000 002000 00000c 00 WA 0 0 4 │ │ │ │ - [23] .bss NOBITS 0000300c 00200c 00100c 00 WA 0 0 4 │ │ │ │ - [24] .ARM.attributes ARM_ATTRIBUTES 00000000 00200c 000033 00 0 0 1 │ │ │ │ - [25] .gnu_debugaltlink PROGBITS 00000000 00203f 00004c 00 0 0 1 │ │ │ │ - [26] .gnu_debuglink PROGBITS 00000000 00208c 000034 00 0 0 4 │ │ │ │ - [27] .shstrtab STRTAB 00000000 0020c0 00010d 00 0 0 1 │ │ │ │ + [ 5] .dynsym DYNSYM 000001cc 0001cc 000710 10 A 6 3 4 │ │ │ │ + [ 6] .dynstr STRTAB 000008dc 0008dc 000467 00 A 0 0 1 │ │ │ │ + [ 7] .gnu.version VERSYM 00000d44 000d44 0000e2 02 A 5 0 2 │ │ │ │ + [ 8] .gnu.version_r VERNEED 00000e28 000e28 000080 00 A 6 2 4 │ │ │ │ + [ 9] .rel.dyn REL 00000ea8 000ea8 000140 08 A 5 0 4 │ │ │ │ + [10] .rel.plt REL 00000fe8 000fe8 000348 08 AI 5 21 4 │ │ │ │ + [11] .init PROGBITS 00001330 001330 00000c 00 AX 0 0 4 │ │ │ │ + [12] .plt PROGBITS 0000133c 00133c 000518 04 AX 0 0 4 │ │ │ │ + [13] .text PROGBITS 00001858 001858 00ed4c 00 AX 0 0 8 │ │ │ │ + [14] .fini PROGBITS 000105a4 0105a4 000008 00 AX 0 0 4 │ │ │ │ + [15] .rodata PROGBITS 000105ac 0105ac 001cac 00 A 0 0 4 │ │ │ │ + [16] .ARM.exidx ARM_EXIDX 00012258 012258 000008 00 AL 13 0 4 │ │ │ │ + [17] .eh_frame PROGBITS 00012260 012260 000004 00 A 0 0 4 │ │ │ │ + [18] .init_array INIT_ARRAY 00013cf0 012cf0 000004 04 WA 0 0 4 │ │ │ │ + [19] .fini_array FINI_ARRAY 00013cf4 012cf4 000004 04 WA 0 0 4 │ │ │ │ + [20] .dynamic DYNAMIC 00013cf8 012cf8 000100 08 WA 6 0 4 │ │ │ │ + [21] .got PROGBITS 00013df8 012df8 000208 04 WA 0 0 4 │ │ │ │ + [22] .data PROGBITS 00014000 013000 000074 00 WA 0 0 4 │ │ │ │ + [23] .bss NOBITS 00014074 013074 009690 00 WA 0 0 4 │ │ │ │ + [24] .ARM.attributes ARM_ATTRIBUTES 00000000 013074 000033 00 0 0 1 │ │ │ │ + [25] .gnu_debugaltlink PROGBITS 00000000 0130a7 00004c 00 0 0 1 │ │ │ │ + [26] .gnu_debuglink PROGBITS 00000000 0130f4 000034 00 0 0 4 │ │ │ │ + [27] .shstrtab STRTAB 00000000 013128 00010d 00 0 0 1 │ │ │ │ Key to Flags: │ │ │ │ W (write), A (alloc), X (execute), M (merge), S (strings), I (info), │ │ │ │ L (link order), O (extra OS processing required), G (group), T (TLS), │ │ │ │ C (compressed), x (unknown), o (OS specific), E (exclude), │ │ │ │ D (mbind), y (purecode), p (processor specific) │ │ │ ├── readelf --wide --symbols {} │ │ │ │ @@ -1,41 +1,116 @@ │ │ │ │ │ │ │ │ -Symbol table '.dynsym' contains 38 entries: │ │ │ │ +Symbol table '.dynsym' contains 113 entries: │ │ │ │ Num: Value Size Type Bind Vis Ndx Name │ │ │ │ 0: 00000000 0 NOTYPE LOCAL DEFAULT UND │ │ │ │ - 1: 000007c8 0 SECTION LOCAL DEFAULT 11 .init │ │ │ │ - 2: 00003000 0 SECTION LOCAL DEFAULT 22 .data │ │ │ │ - 3: 00000000 0 FUNC GLOBAL DEFAULT UND XPAGetFd │ │ │ │ - 4: 00000000 0 FUNC GLOBAL DEFAULT UND __libc_start_main@GLIBC_2.34 (2) │ │ │ │ - 5: 00000000 0 FUNC GLOBAL DEFAULT UND strcmp@GLIBC_2.4 (3) │ │ │ │ - 6: 00000000 0 FUNC WEAK DEFAULT UND __cxa_finalize@GLIBC_2.4 (3) │ │ │ │ - 7: 00000000 0 FUNC GLOBAL DEFAULT UND strtol@GLIBC_2.4 (3) │ │ │ │ - 8: 00000000 0 NOTYPE WEAK DEFAULT UND _ITM_deregisterTMCloneTable │ │ │ │ - 9: 00000000 0 FUNC GLOBAL DEFAULT UND XPANew │ │ │ │ - 10: 00000000 0 OBJECT GLOBAL DEFAULT UND __stack_chk_guard@GLIBC_2.4 (4) │ │ │ │ - 11: 00000000 0 FUNC GLOBAL DEFAULT UND memcpy@GLIBC_2.4 (3) │ │ │ │ - 12: 00000000 0 FUNC GLOBAL DEFAULT UND XPAFree │ │ │ │ - 13: 00000000 0 FUNC GLOBAL DEFAULT UND __stack_chk_fail@GLIBC_2.4 (3) │ │ │ │ - 14: 00000000 0 FUNC GLOBAL DEFAULT UND xfree │ │ │ │ - 15: 00000000 0 OBJECT GLOBAL DEFAULT UND stderr@GLIBC_2.4 (3) │ │ │ │ - 16: 00000000 0 FUNC GLOBAL DEFAULT UND fwrite@GLIBC_2.4 (3) │ │ │ │ - 17: 00000000 0 FUNC GLOBAL DEFAULT UND xmalloc │ │ │ │ - 18: 00000000 0 FUNC GLOBAL DEFAULT UND xstrdup │ │ │ │ - 19: 00000000 0 FUNC GLOBAL DEFAULT UND __strcpy_chk@GLIBC_2.4 (3) │ │ │ │ - 20: 00000000 0 FUNC GLOBAL DEFAULT UND getenv@GLIBC_2.4 (3) │ │ │ │ - 21: 00000000 0 FUNC GLOBAL DEFAULT UND XPASet │ │ │ │ - 22: 00000000 0 NOTYPE WEAK DEFAULT UND __gmon_start__ │ │ │ │ - 23: 00000000 0 FUNC GLOBAL DEFAULT UND exit@GLIBC_2.4 (3) │ │ │ │ - 24: 00000000 0 FUNC GLOBAL DEFAULT UND XPACmdAdd │ │ │ │ - 25: 00000000 0 FUNC GLOBAL DEFAULT UND strlen@GLIBC_2.4 (3) │ │ │ │ - 26: 00000000 0 FUNC GLOBAL DEFAULT UND XPAMainLoop │ │ │ │ - 27: 00000000 0 FUNC GLOBAL DEFAULT UND word │ │ │ │ - 28: 00000000 0 FUNC GLOBAL DEFAULT UND __fprintf_chk@GLIBC_2.4 (3) │ │ │ │ - 29: 00000000 0 FUNC GLOBAL DEFAULT UND XPAGetReserved │ │ │ │ - 30: 00000000 0 FUNC GLOBAL DEFAULT UND __ctime64@GLIBC_2.34 (2) │ │ │ │ - 31: 00000000 0 FUNC GLOBAL DEFAULT UND XPAError │ │ │ │ - 32: 00000000 0 NOTYPE WEAK DEFAULT UND _ITM_registerTMCloneTable │ │ │ │ - 33: 00000000 0 FUNC GLOBAL DEFAULT UND abort@GLIBC_2.4 (3) │ │ │ │ - 34: 00000000 0 FUNC GLOBAL DEFAULT UND xcalloc │ │ │ │ - 35: 00000000 0 FUNC GLOBAL DEFAULT UND send@GLIBC_2.4 (3) │ │ │ │ - 36: 00000000 0 FUNC GLOBAL DEFAULT UND __snprintf_chk@GLIBC_2.4 (3) │ │ │ │ - 37: 00000000 0 FUNC GLOBAL DEFAULT UND __time64@GLIBC_2.34 (2) │ │ │ │ + 1: 00001330 0 SECTION LOCAL DEFAULT 11 .init │ │ │ │ + 2: 00014000 0 SECTION LOCAL DEFAULT 22 .data │ │ │ │ + 3: 00000000 0 FUNC GLOBAL DEFAULT UND calloc@GLIBC_2.4 (2) │ │ │ │ + 4: 00000000 0 FUNC GLOBAL DEFAULT UND __localtime64@GLIBC_2.34 (3) │ │ │ │ + 5: 00000000 0 FUNC GLOBAL DEFAULT UND strstr@GLIBC_2.4 (2) │ │ │ │ + 6: 00000000 0 FUNC GLOBAL DEFAULT UND __stat64_time64@GLIBC_2.34 (3) │ │ │ │ + 7: 00000000 0 FUNC GLOBAL DEFAULT UND __strncat_chk@GLIBC_2.4 (2) │ │ │ │ + 8: 00000000 0 FUNC GLOBAL DEFAULT UND __libc_start_main@GLIBC_2.34 (3) │ │ │ │ + 9: 00000000 0 FUNC GLOBAL DEFAULT UND strcmp@GLIBC_2.4 (2) │ │ │ │ + 10: 00000000 0 FUNC WEAK DEFAULT UND __cxa_finalize@GLIBC_2.4 (2) │ │ │ │ + 11: 00000000 0 FUNC GLOBAL DEFAULT UND strtol@GLIBC_2.4 (2) │ │ │ │ + 12: 00000000 0 FUNC GLOBAL DEFAULT UND getpwuid@GLIBC_2.4 (2) │ │ │ │ + 13: 00000000 0 NOTYPE WEAK DEFAULT UND _ITM_deregisterTMCloneTable │ │ │ │ + 14: 00000000 0 FUNC GLOBAL DEFAULT UND strcspn@GLIBC_2.4 (2) │ │ │ │ + 15: 00000000 0 FUNC GLOBAL DEFAULT UND read@GLIBC_2.4 (2) │ │ │ │ + 16: 00000000 0 FUNC GLOBAL DEFAULT UND getuid@GLIBC_2.4 (2) │ │ │ │ + 17: 00000000 0 FUNC GLOBAL DEFAULT UND sigprocmask@GLIBC_2.4 (2) │ │ │ │ + 18: 00000000 0 FUNC GLOBAL DEFAULT UND memmove@GLIBC_2.4 (2) │ │ │ │ + 19: 00000000 0 FUNC GLOBAL DEFAULT UND free@GLIBC_2.4 (2) │ │ │ │ + 20: 00000000 0 FUNC GLOBAL DEFAULT UND fgets@GLIBC_2.4 (2) │ │ │ │ + 21: 00000000 0 OBJECT GLOBAL DEFAULT UND __stack_chk_guard@GLIBC_2.4 (4) │ │ │ │ + 22: 00000000 0 FUNC GLOBAL DEFAULT UND _exit@GLIBC_2.4 (2) │ │ │ │ + 23: 00000000 0 FUNC GLOBAL DEFAULT UND memcpy@GLIBC_2.4 (2) │ │ │ │ + 24: 00000000 0 FUNC GLOBAL DEFAULT UND execvp@GLIBC_2.4 (2) │ │ │ │ + 25: 00000000 0 FUNC GLOBAL DEFAULT UND signal@GLIBC_2.4 (2) │ │ │ │ + 26: 00000000 0 FUNC GLOBAL DEFAULT UND inet_ntoa@GLIBC_2.4 (2) │ │ │ │ + 27: 00000000 0 FUNC GLOBAL DEFAULT UND stpcpy@GLIBC_2.4 (2) │ │ │ │ + 28: 00000000 0 FUNC GLOBAL DEFAULT UND __getsockopt64@GLIBC_2.34 (3) │ │ │ │ + 29: 00000000 0 FUNC GLOBAL DEFAULT UND __strncpy_chk@GLIBC_2.4 (2) │ │ │ │ + 30: 00000000 0 FUNC GLOBAL DEFAULT UND __stack_chk_fail@GLIBC_2.4 (2) │ │ │ │ + 31: 00000000 0 FUNC GLOBAL DEFAULT UND alarm@GLIBC_2.4 (2) │ │ │ │ + 32: 00000000 0 FUNC GLOBAL DEFAULT UND unlink@GLIBC_2.4 (2) │ │ │ │ + 33: 00000000 0 FUNC GLOBAL DEFAULT UND dup2@GLIBC_2.4 (2) │ │ │ │ + 34: 00000000 0 FUNC GLOBAL DEFAULT UND realloc@GLIBC_2.4 (2) │ │ │ │ + 35: 00000000 0 FUNC GLOBAL DEFAULT UND dup@GLIBC_2.4 (2) │ │ │ │ + 36: 00000000 0 FUNC GLOBAL DEFAULT UND __fdelt_chk@GLIBC_2.15 (5) │ │ │ │ + 37: 00000000 0 FUNC GLOBAL DEFAULT UND strcasecmp@GLIBC_2.4 (2) │ │ │ │ + 38: 00000000 0 FUNC GLOBAL DEFAULT UND geteuid@GLIBC_2.4 (2) │ │ │ │ + 39: 00000000 0 FUNC GLOBAL DEFAULT UND perror@GLIBC_2.4 (2) │ │ │ │ + 40: 00000000 0 FUNC GLOBAL DEFAULT UND accept@GLIBC_2.4 (2) │ │ │ │ + 41: 00000000 0 FUNC GLOBAL DEFAULT UND sigaction@GLIBC_2.4 (2) │ │ │ │ + 42: 00000000 0 OBJECT GLOBAL DEFAULT UND stderr@GLIBC_2.4 (2) │ │ │ │ + 43: 00000000 0 FUNC GLOBAL DEFAULT UND __memcpy_chk@GLIBC_2.4 (2) │ │ │ │ + 44: 00000000 0 FUNC GLOBAL DEFAULT UND fwrite@GLIBC_2.4 (2) │ │ │ │ + 45: 00000000 0 FUNC GLOBAL DEFAULT UND strcat@GLIBC_2.4 (2) │ │ │ │ + 46: 00000000 0 FUNC GLOBAL DEFAULT UND __stpcpy_chk@GLIBC_2.4 (2) │ │ │ │ + 47: 00000000 0 FUNC GLOBAL DEFAULT UND waitpid@GLIBC_2.4 (2) │ │ │ │ + 48: 00000000 0 FUNC GLOBAL DEFAULT UND strcpy@GLIBC_2.4 (2) │ │ │ │ + 49: 00000000 0 FUNC GLOBAL DEFAULT UND __strcpy_chk@GLIBC_2.4 (2) │ │ │ │ + 50: 00000000 0 FUNC GLOBAL DEFAULT UND gethostname@GLIBC_2.4 (2) │ │ │ │ + 51: 00000000 0 FUNC GLOBAL DEFAULT UND open64@GLIBC_2.4 (2) │ │ │ │ + 52: 00000000 0 FUNC GLOBAL DEFAULT UND __setsockopt64@GLIBC_2.34 (3) │ │ │ │ + 53: 00000000 0 FUNC GLOBAL DEFAULT UND getenv@GLIBC_2.4 (2) │ │ │ │ + 54: 00000000 0 FUNC GLOBAL DEFAULT UND __select64@GLIBC_2.34 (3) │ │ │ │ + 55: 00000000 0 FUNC GLOBAL DEFAULT UND __fcntl_time64@GLIBC_2.34 (3) │ │ │ │ + 56: 00000000 0 FUNC GLOBAL DEFAULT UND malloc@GLIBC_2.4 (2) │ │ │ │ + 57: 00000000 0 FUNC GLOBAL DEFAULT UND sigaddset@GLIBC_2.4 (2) │ │ │ │ + 58: 00000000 0 FUNC GLOBAL DEFAULT UND __ctype_tolower_loc@GLIBC_2.4 (2) │ │ │ │ + 59: 00000000 0 FUNC GLOBAL DEFAULT UND __ctype_toupper_loc@GLIBC_2.4 (2) │ │ │ │ + 60: 00000000 0 NOTYPE WEAK DEFAULT UND __gmon_start__ │ │ │ │ + 61: 00000000 0 FUNC GLOBAL DEFAULT UND __ctype_b_loc@GLIBC_2.4 (2) │ │ │ │ + 62: 00000000 0 FUNC GLOBAL DEFAULT UND getcwd@GLIBC_2.4 (2) │ │ │ │ + 63: 00000000 0 FUNC GLOBAL DEFAULT UND getpid@GLIBC_2.4 (2) │ │ │ │ + 64: 00000000 0 FUNC GLOBAL DEFAULT UND exit@GLIBC_2.4 (2) │ │ │ │ + 65: 00000000 0 FUNC GLOBAL DEFAULT UND strlen@GLIBC_2.4 (2) │ │ │ │ + 66: 00000000 0 FUNC GLOBAL DEFAULT UND setsid@GLIBC_2.4 (2) │ │ │ │ + 67: 00000000 0 FUNC GLOBAL DEFAULT UND strchr@GLIBC_2.4 (2) │ │ │ │ + 68: 00000000 0 FUNC GLOBAL DEFAULT UND __errno_location@GLIBC_2.4 (2) │ │ │ │ + 69: 00000000 0 FUNC GLOBAL DEFAULT UND __strcat_chk@GLIBC_2.4 (2) │ │ │ │ + 70: 00000000 0 FUNC GLOBAL DEFAULT UND strncasecmp@GLIBC_2.4 (2) │ │ │ │ + 71: 00000000 0 FUNC GLOBAL DEFAULT UND snprintf@GLIBC_2.4 (2) │ │ │ │ + 72: 00000000 0 FUNC GLOBAL DEFAULT UND __cxa_atexit@GLIBC_2.4 (2) │ │ │ │ + 73: 00000000 0 FUNC GLOBAL DEFAULT UND __isoc99_sscanf@GLIBC_2.7 (6) │ │ │ │ + 74: 00000000 0 FUNC GLOBAL DEFAULT UND mkdir@GLIBC_2.4 (2) │ │ │ │ + 75: 00000000 0 FUNC GLOBAL DEFAULT UND bind@GLIBC_2.4 (2) │ │ │ │ + 76: 00000000 0 FUNC GLOBAL DEFAULT UND getgid@GLIBC_2.4 (2) │ │ │ │ + 77: 00000000 0 FUNC GLOBAL DEFAULT UND memset@GLIBC_2.4 (2) │ │ │ │ + 78: 00000000 0 FUNC GLOBAL DEFAULT UND strncpy@GLIBC_2.4 (2) │ │ │ │ + 79: 00000000 0 FUNC GLOBAL DEFAULT UND write@GLIBC_2.4 (2) │ │ │ │ + 80: 00000000 0 FUNC GLOBAL DEFAULT UND __fprintf_chk@GLIBC_2.4 (2) │ │ │ │ + 81: 00000000 0 OBJECT GLOBAL DEFAULT UND stdout@GLIBC_2.4 (2) │ │ │ │ + 82: 00000000 0 FUNC GLOBAL DEFAULT UND fclose@GLIBC_2.4 (2) │ │ │ │ + 83: 00000000 0 FUNC GLOBAL DEFAULT UND pipe@GLIBC_2.4 (2) │ │ │ │ + 84: 00000000 0 FUNC GLOBAL DEFAULT UND __longjmp_chk@GLIBC_2.11 (7) │ │ │ │ + 85: 00000000 0 FUNC GLOBAL DEFAULT UND strtok@GLIBC_2.4 (2) │ │ │ │ + 86: 00000000 0 FUNC GLOBAL DEFAULT UND sigemptyset@GLIBC_2.4 (2) │ │ │ │ + 87: 00000000 0 FUNC GLOBAL DEFAULT UND __ctime64@GLIBC_2.34 (3) │ │ │ │ + 88: 00000000 0 FUNC GLOBAL DEFAULT UND fork@GLIBC_2.4 (2) │ │ │ │ + 89: 00000000 0 FUNC GLOBAL DEFAULT UND putenv@GLIBC_2.4 (2) │ │ │ │ + 90: 00000000 0 FUNC GLOBAL DEFAULT UND strrchr@GLIBC_2.4 (2) │ │ │ │ + 91: 00000000 0 FUNC GLOBAL DEFAULT UND listen@GLIBC_2.4 (2) │ │ │ │ + 92: 00000000 0 FUNC GLOBAL DEFAULT UND getsockname@GLIBC_2.4 (2) │ │ │ │ + 93: 00000000 0 FUNC GLOBAL DEFAULT UND fopen64@GLIBC_2.4 (2) │ │ │ │ + 94: 00000000 0 FUNC GLOBAL DEFAULT UND strpbrk@GLIBC_2.4 (2) │ │ │ │ + 95: 00000000 0 FUNC GLOBAL DEFAULT UND freeaddrinfo@GLIBC_2.4 (2) │ │ │ │ + 96: 00000000 0 FUNC GLOBAL DEFAULT UND getaddrinfo@GLIBC_2.4 (2) │ │ │ │ + 97: 00000000 0 FUNC GLOBAL DEFAULT UND socket@GLIBC_2.4 (2) │ │ │ │ + 98: 00000000 0 NOTYPE WEAK DEFAULT UND _ITM_registerTMCloneTable │ │ │ │ + 99: 00000000 0 FUNC GLOBAL DEFAULT UND inet_addr@GLIBC_2.4 (2) │ │ │ │ + 100: 00000000 0 FUNC GLOBAL DEFAULT UND umask@GLIBC_2.4 (2) │ │ │ │ + 101: 00000000 0 FUNC GLOBAL DEFAULT UND chmod@GLIBC_2.4 (2) │ │ │ │ + 102: 00000000 0 FUNC GLOBAL DEFAULT UND strncat@GLIBC_2.4 (2) │ │ │ │ + 103: 00000000 0 FUNC GLOBAL DEFAULT UND isatty@GLIBC_2.4 (2) │ │ │ │ + 104: 00000000 0 FUNC GLOBAL DEFAULT UND fputs@GLIBC_2.4 (2) │ │ │ │ + 105: 00000000 0 FUNC GLOBAL DEFAULT UND strncmp@GLIBC_2.4 (2) │ │ │ │ + 106: 00000000 0 FUNC GLOBAL DEFAULT UND abort@GLIBC_2.4 (2) │ │ │ │ + 107: 00000000 0 FUNC GLOBAL DEFAULT UND recv@GLIBC_2.4 (2) │ │ │ │ + 108: 00000000 0 FUNC GLOBAL DEFAULT UND close@GLIBC_2.4 (2) │ │ │ │ + 109: 00000000 0 FUNC GLOBAL DEFAULT UND send@GLIBC_2.4 (2) │ │ │ │ + 110: 00000000 0 FUNC GLOBAL DEFAULT UND connect@GLIBC_2.4 (2) │ │ │ │ + 111: 00000000 0 FUNC GLOBAL DEFAULT UND __snprintf_chk@GLIBC_2.4 (2) │ │ │ │ + 112: 00000000 0 FUNC GLOBAL DEFAULT UND __time64@GLIBC_2.34 (3) │ │ │ ├── readelf --wide --relocs {} │ │ │ │ @@ -1,47 +1,151 @@ │ │ │ │ │ │ │ │ -Relocation section '.rel.dyn' at offset 0x680 contains 10 entries: │ │ │ │ +Relocation section '.rel.dyn' at offset 0xea8 contains 40 entries: │ │ │ │ Offset Info Type Sym. Value Symbol's Name │ │ │ │ -00002e4c 00000017 R_ARM_RELATIVE │ │ │ │ -00002e50 00000017 R_ARM_RELATIVE │ │ │ │ -00002ff8 00000017 R_ARM_RELATIVE │ │ │ │ -00003004 00000017 R_ARM_RELATIVE │ │ │ │ -00002fe4 00000615 R_ARM_GLOB_DAT 00000000 __cxa_finalize@GLIBC_2.4 │ │ │ │ -00002fe8 00000815 R_ARM_GLOB_DAT 00000000 _ITM_deregisterTMCloneTable │ │ │ │ -00002fec 00000a15 R_ARM_GLOB_DAT 00000000 __stack_chk_guard@GLIBC_2.4 │ │ │ │ -00002ff0 00000f15 R_ARM_GLOB_DAT 00000000 stderr@GLIBC_2.4 │ │ │ │ -00002ff4 00001615 R_ARM_GLOB_DAT 00000000 __gmon_start__ │ │ │ │ -00002ffc 00002015 R_ARM_GLOB_DAT 00000000 _ITM_registerTMCloneTable │ │ │ │ +00013cf0 00000017 R_ARM_RELATIVE │ │ │ │ +00013cf4 00000017 R_ARM_RELATIVE │ │ │ │ +00013fa8 00000017 R_ARM_RELATIVE │ │ │ │ +00013fac 00000017 R_ARM_RELATIVE │ │ │ │ +00013fb8 00000017 R_ARM_RELATIVE │ │ │ │ +00013fbc 00000017 R_ARM_RELATIVE │ │ │ │ +00013fc4 00000017 R_ARM_RELATIVE │ │ │ │ +00013fc8 00000017 R_ARM_RELATIVE │ │ │ │ +00013fcc 00000017 R_ARM_RELATIVE │ │ │ │ +00013fd4 00000017 R_ARM_RELATIVE │ │ │ │ +00013fdc 00000017 R_ARM_RELATIVE │ │ │ │ +00013fe4 00000017 R_ARM_RELATIVE │ │ │ │ +00013fe8 00000017 R_ARM_RELATIVE │ │ │ │ +00013fec 00000017 R_ARM_RELATIVE │ │ │ │ +00013ff0 00000017 R_ARM_RELATIVE │ │ │ │ +00013ff4 00000017 R_ARM_RELATIVE │ │ │ │ +00013ffc 00000017 R_ARM_RELATIVE │ │ │ │ +00014004 00000017 R_ARM_RELATIVE │ │ │ │ +00014034 00000017 R_ARM_RELATIVE │ │ │ │ +00014038 00000017 R_ARM_RELATIVE │ │ │ │ +0001403c 00000017 R_ARM_RELATIVE │ │ │ │ +00014040 00000017 R_ARM_RELATIVE │ │ │ │ +00014044 00000017 R_ARM_RELATIVE │ │ │ │ +00014048 00000017 R_ARM_RELATIVE │ │ │ │ +0001404c 00000017 R_ARM_RELATIVE │ │ │ │ +00014050 00000017 R_ARM_RELATIVE │ │ │ │ +00014054 00000017 R_ARM_RELATIVE │ │ │ │ +00014058 00000017 R_ARM_RELATIVE │ │ │ │ +0001405c 00000017 R_ARM_RELATIVE │ │ │ │ +00014060 00000017 R_ARM_RELATIVE │ │ │ │ +00014064 00000017 R_ARM_RELATIVE │ │ │ │ +00014068 00000017 R_ARM_RELATIVE │ │ │ │ +0001406c 00000017 R_ARM_RELATIVE │ │ │ │ +00013fb0 00000a15 R_ARM_GLOB_DAT 00000000 __cxa_finalize@GLIBC_2.4 │ │ │ │ +00013fb4 00000d15 R_ARM_GLOB_DAT 00000000 _ITM_deregisterTMCloneTable │ │ │ │ +00013fc0 00001515 R_ARM_GLOB_DAT 00000000 __stack_chk_guard@GLIBC_2.4 │ │ │ │ +00013fd0 00002a15 R_ARM_GLOB_DAT 00000000 stderr@GLIBC_2.4 │ │ │ │ +00013fd8 00003c15 R_ARM_GLOB_DAT 00000000 __gmon_start__ │ │ │ │ +00013fe0 00005115 R_ARM_GLOB_DAT 00000000 stdout@GLIBC_2.4 │ │ │ │ +00013ff8 00006215 R_ARM_GLOB_DAT 00000000 _ITM_registerTMCloneTable │ │ │ │ │ │ │ │ -Relocation section '.rel.plt' at offset 0x6d0 contains 31 entries: │ │ │ │ +Relocation section '.rel.plt' at offset 0xfe8 contains 105 entries: │ │ │ │ Offset Info Type Sym. Value Symbol's Name │ │ │ │ -00002f68 00000316 R_ARM_JUMP_SLOT 00000000 XPAGetFd │ │ │ │ -00002f6c 00000416 R_ARM_JUMP_SLOT 00000000 __libc_start_main@GLIBC_2.34 │ │ │ │ -00002f70 00000516 R_ARM_JUMP_SLOT 00000000 strcmp@GLIBC_2.4 │ │ │ │ -00002f74 00000616 R_ARM_JUMP_SLOT 00000000 __cxa_finalize@GLIBC_2.4 │ │ │ │ -00002f78 00000716 R_ARM_JUMP_SLOT 00000000 strtol@GLIBC_2.4 │ │ │ │ -00002f7c 00000916 R_ARM_JUMP_SLOT 00000000 XPANew │ │ │ │ -00002f80 00000b16 R_ARM_JUMP_SLOT 00000000 memcpy@GLIBC_2.4 │ │ │ │ -00002f84 00000c16 R_ARM_JUMP_SLOT 00000000 XPAFree │ │ │ │ -00002f88 00000d16 R_ARM_JUMP_SLOT 00000000 __stack_chk_fail@GLIBC_2.4 │ │ │ │ -00002f8c 00000e16 R_ARM_JUMP_SLOT 00000000 xfree │ │ │ │ -00002f90 00001016 R_ARM_JUMP_SLOT 00000000 fwrite@GLIBC_2.4 │ │ │ │ -00002f94 00001116 R_ARM_JUMP_SLOT 00000000 xmalloc │ │ │ │ -00002f98 00001216 R_ARM_JUMP_SLOT 00000000 xstrdup │ │ │ │ -00002f9c 00001316 R_ARM_JUMP_SLOT 00000000 __strcpy_chk@GLIBC_2.4 │ │ │ │ -00002fa0 00001416 R_ARM_JUMP_SLOT 00000000 getenv@GLIBC_2.4 │ │ │ │ -00002fa4 00001516 R_ARM_JUMP_SLOT 00000000 XPASet │ │ │ │ -00002fa8 00001616 R_ARM_JUMP_SLOT 00000000 __gmon_start__ │ │ │ │ -00002fac 00001716 R_ARM_JUMP_SLOT 00000000 exit@GLIBC_2.4 │ │ │ │ -00002fb0 00001816 R_ARM_JUMP_SLOT 00000000 XPACmdAdd │ │ │ │ -00002fb4 00001916 R_ARM_JUMP_SLOT 00000000 strlen@GLIBC_2.4 │ │ │ │ -00002fb8 00001a16 R_ARM_JUMP_SLOT 00000000 XPAMainLoop │ │ │ │ -00002fbc 00001b16 R_ARM_JUMP_SLOT 00000000 word │ │ │ │ -00002fc0 00001c16 R_ARM_JUMP_SLOT 00000000 __fprintf_chk@GLIBC_2.4 │ │ │ │ -00002fc4 00001d16 R_ARM_JUMP_SLOT 00000000 XPAGetReserved │ │ │ │ -00002fc8 00001e16 R_ARM_JUMP_SLOT 00000000 __ctime64@GLIBC_2.34 │ │ │ │ -00002fcc 00001f16 R_ARM_JUMP_SLOT 00000000 XPAError │ │ │ │ -00002fd0 00002116 R_ARM_JUMP_SLOT 00000000 abort@GLIBC_2.4 │ │ │ │ -00002fd4 00002216 R_ARM_JUMP_SLOT 00000000 xcalloc │ │ │ │ -00002fd8 00002316 R_ARM_JUMP_SLOT 00000000 send@GLIBC_2.4 │ │ │ │ -00002fdc 00002416 R_ARM_JUMP_SLOT 00000000 __snprintf_chk@GLIBC_2.4 │ │ │ │ -00002fe0 00002516 R_ARM_JUMP_SLOT 00000000 __time64@GLIBC_2.34 │ │ │ │ +00013e04 00000316 R_ARM_JUMP_SLOT 00000000 calloc@GLIBC_2.4 │ │ │ │ +00013e08 00000416 R_ARM_JUMP_SLOT 00000000 __localtime64@GLIBC_2.34 │ │ │ │ +00013e0c 00000516 R_ARM_JUMP_SLOT 00000000 strstr@GLIBC_2.4 │ │ │ │ +00013e10 00000616 R_ARM_JUMP_SLOT 00000000 __stat64_time64@GLIBC_2.34 │ │ │ │ +00013e14 00000716 R_ARM_JUMP_SLOT 00000000 __strncat_chk@GLIBC_2.4 │ │ │ │ +00013e18 00000816 R_ARM_JUMP_SLOT 00000000 __libc_start_main@GLIBC_2.34 │ │ │ │ +00013e1c 00000916 R_ARM_JUMP_SLOT 00000000 strcmp@GLIBC_2.4 │ │ │ │ +00013e20 00000a16 R_ARM_JUMP_SLOT 00000000 __cxa_finalize@GLIBC_2.4 │ │ │ │ +00013e24 00000b16 R_ARM_JUMP_SLOT 00000000 strtol@GLIBC_2.4 │ │ │ │ +00013e28 00000c16 R_ARM_JUMP_SLOT 00000000 getpwuid@GLIBC_2.4 │ │ │ │ +00013e2c 00000e16 R_ARM_JUMP_SLOT 00000000 strcspn@GLIBC_2.4 │ │ │ │ +00013e30 00000f16 R_ARM_JUMP_SLOT 00000000 read@GLIBC_2.4 │ │ │ │ +00013e34 00001016 R_ARM_JUMP_SLOT 00000000 getuid@GLIBC_2.4 │ │ │ │ +00013e38 00001116 R_ARM_JUMP_SLOT 00000000 sigprocmask@GLIBC_2.4 │ │ │ │ +00013e3c 00001216 R_ARM_JUMP_SLOT 00000000 memmove@GLIBC_2.4 │ │ │ │ +00013e40 00001316 R_ARM_JUMP_SLOT 00000000 free@GLIBC_2.4 │ │ │ │ +00013e44 00001416 R_ARM_JUMP_SLOT 00000000 fgets@GLIBC_2.4 │ │ │ │ +00013e48 00001616 R_ARM_JUMP_SLOT 00000000 _exit@GLIBC_2.4 │ │ │ │ +00013e4c 00001716 R_ARM_JUMP_SLOT 00000000 memcpy@GLIBC_2.4 │ │ │ │ +00013e50 00001816 R_ARM_JUMP_SLOT 00000000 execvp@GLIBC_2.4 │ │ │ │ +00013e54 00001916 R_ARM_JUMP_SLOT 00000000 signal@GLIBC_2.4 │ │ │ │ +00013e58 00001a16 R_ARM_JUMP_SLOT 00000000 inet_ntoa@GLIBC_2.4 │ │ │ │ +00013e5c 00001b16 R_ARM_JUMP_SLOT 00000000 stpcpy@GLIBC_2.4 │ │ │ │ +00013e60 00001c16 R_ARM_JUMP_SLOT 00000000 __getsockopt64@GLIBC_2.34 │ │ │ │ +00013e64 00001d16 R_ARM_JUMP_SLOT 00000000 __strncpy_chk@GLIBC_2.4 │ │ │ │ +00013e68 00001e16 R_ARM_JUMP_SLOT 00000000 __stack_chk_fail@GLIBC_2.4 │ │ │ │ +00013e6c 00001f16 R_ARM_JUMP_SLOT 00000000 alarm@GLIBC_2.4 │ │ │ │ +00013e70 00002016 R_ARM_JUMP_SLOT 00000000 unlink@GLIBC_2.4 │ │ │ │ +00013e74 00002116 R_ARM_JUMP_SLOT 00000000 dup2@GLIBC_2.4 │ │ │ │ +00013e78 00002216 R_ARM_JUMP_SLOT 00000000 realloc@GLIBC_2.4 │ │ │ │ +00013e7c 00002316 R_ARM_JUMP_SLOT 00000000 dup@GLIBC_2.4 │ │ │ │ +00013e80 00002416 R_ARM_JUMP_SLOT 00000000 __fdelt_chk@GLIBC_2.15 │ │ │ │ +00013e84 00002516 R_ARM_JUMP_SLOT 00000000 strcasecmp@GLIBC_2.4 │ │ │ │ +00013e88 00002616 R_ARM_JUMP_SLOT 00000000 geteuid@GLIBC_2.4 │ │ │ │ +00013e8c 00002716 R_ARM_JUMP_SLOT 00000000 perror@GLIBC_2.4 │ │ │ │ +00013e90 00002816 R_ARM_JUMP_SLOT 00000000 accept@GLIBC_2.4 │ │ │ │ +00013e94 00002916 R_ARM_JUMP_SLOT 00000000 sigaction@GLIBC_2.4 │ │ │ │ +00013e98 00002b16 R_ARM_JUMP_SLOT 00000000 __memcpy_chk@GLIBC_2.4 │ │ │ │ +00013e9c 00002c16 R_ARM_JUMP_SLOT 00000000 fwrite@GLIBC_2.4 │ │ │ │ +00013ea0 00002d16 R_ARM_JUMP_SLOT 00000000 strcat@GLIBC_2.4 │ │ │ │ +00013ea4 00002e16 R_ARM_JUMP_SLOT 00000000 __stpcpy_chk@GLIBC_2.4 │ │ │ │ +00013ea8 00002f16 R_ARM_JUMP_SLOT 00000000 waitpid@GLIBC_2.4 │ │ │ │ +00013eac 00003016 R_ARM_JUMP_SLOT 00000000 strcpy@GLIBC_2.4 │ │ │ │ +00013eb0 00003116 R_ARM_JUMP_SLOT 00000000 __strcpy_chk@GLIBC_2.4 │ │ │ │ +00013eb4 00003216 R_ARM_JUMP_SLOT 00000000 gethostname@GLIBC_2.4 │ │ │ │ +00013eb8 00003316 R_ARM_JUMP_SLOT 00000000 open64@GLIBC_2.4 │ │ │ │ +00013ebc 00003416 R_ARM_JUMP_SLOT 00000000 __setsockopt64@GLIBC_2.34 │ │ │ │ +00013ec0 00003516 R_ARM_JUMP_SLOT 00000000 getenv@GLIBC_2.4 │ │ │ │ +00013ec4 00003616 R_ARM_JUMP_SLOT 00000000 __select64@GLIBC_2.34 │ │ │ │ +00013ec8 00003716 R_ARM_JUMP_SLOT 00000000 __fcntl_time64@GLIBC_2.34 │ │ │ │ +00013ecc 00003816 R_ARM_JUMP_SLOT 00000000 malloc@GLIBC_2.4 │ │ │ │ +00013ed0 00003916 R_ARM_JUMP_SLOT 00000000 sigaddset@GLIBC_2.4 │ │ │ │ +00013ed4 00003a16 R_ARM_JUMP_SLOT 00000000 __ctype_tolower_loc@GLIBC_2.4 │ │ │ │ +00013ed8 00003b16 R_ARM_JUMP_SLOT 00000000 __ctype_toupper_loc@GLIBC_2.4 │ │ │ │ +00013edc 00003c16 R_ARM_JUMP_SLOT 00000000 __gmon_start__ │ │ │ │ +00013ee0 00003d16 R_ARM_JUMP_SLOT 00000000 __ctype_b_loc@GLIBC_2.4 │ │ │ │ +00013ee4 00003e16 R_ARM_JUMP_SLOT 00000000 getcwd@GLIBC_2.4 │ │ │ │ +00013ee8 00003f16 R_ARM_JUMP_SLOT 00000000 getpid@GLIBC_2.4 │ │ │ │ +00013eec 00004016 R_ARM_JUMP_SLOT 00000000 exit@GLIBC_2.4 │ │ │ │ +00013ef0 00004116 R_ARM_JUMP_SLOT 00000000 strlen@GLIBC_2.4 │ │ │ │ +00013ef4 00004216 R_ARM_JUMP_SLOT 00000000 setsid@GLIBC_2.4 │ │ │ │ +00013ef8 00004316 R_ARM_JUMP_SLOT 00000000 strchr@GLIBC_2.4 │ │ │ │ +00013efc 00004416 R_ARM_JUMP_SLOT 00000000 __errno_location@GLIBC_2.4 │ │ │ │ +00013f00 00004516 R_ARM_JUMP_SLOT 00000000 __strcat_chk@GLIBC_2.4 │ │ │ │ +00013f04 00004616 R_ARM_JUMP_SLOT 00000000 strncasecmp@GLIBC_2.4 │ │ │ │ +00013f08 00004716 R_ARM_JUMP_SLOT 00000000 snprintf@GLIBC_2.4 │ │ │ │ +00013f0c 00004816 R_ARM_JUMP_SLOT 00000000 __cxa_atexit@GLIBC_2.4 │ │ │ │ +00013f10 00004916 R_ARM_JUMP_SLOT 00000000 __isoc99_sscanf@GLIBC_2.7 │ │ │ │ +00013f14 00004a16 R_ARM_JUMP_SLOT 00000000 mkdir@GLIBC_2.4 │ │ │ │ +00013f18 00004b16 R_ARM_JUMP_SLOT 00000000 bind@GLIBC_2.4 │ │ │ │ +00013f1c 00004c16 R_ARM_JUMP_SLOT 00000000 getgid@GLIBC_2.4 │ │ │ │ +00013f20 00004d16 R_ARM_JUMP_SLOT 00000000 memset@GLIBC_2.4 │ │ │ │ +00013f24 00004e16 R_ARM_JUMP_SLOT 00000000 strncpy@GLIBC_2.4 │ │ │ │ +00013f28 00004f16 R_ARM_JUMP_SLOT 00000000 write@GLIBC_2.4 │ │ │ │ +00013f2c 00005016 R_ARM_JUMP_SLOT 00000000 __fprintf_chk@GLIBC_2.4 │ │ │ │ +00013f30 00005216 R_ARM_JUMP_SLOT 00000000 fclose@GLIBC_2.4 │ │ │ │ +00013f34 00005316 R_ARM_JUMP_SLOT 00000000 pipe@GLIBC_2.4 │ │ │ │ +00013f38 00005416 R_ARM_JUMP_SLOT 00000000 __longjmp_chk@GLIBC_2.11 │ │ │ │ +00013f3c 00005516 R_ARM_JUMP_SLOT 00000000 strtok@GLIBC_2.4 │ │ │ │ +00013f40 00005616 R_ARM_JUMP_SLOT 00000000 sigemptyset@GLIBC_2.4 │ │ │ │ +00013f44 00005716 R_ARM_JUMP_SLOT 00000000 __ctime64@GLIBC_2.34 │ │ │ │ +00013f48 00005816 R_ARM_JUMP_SLOT 00000000 fork@GLIBC_2.4 │ │ │ │ +00013f4c 00005916 R_ARM_JUMP_SLOT 00000000 putenv@GLIBC_2.4 │ │ │ │ +00013f50 00005a16 R_ARM_JUMP_SLOT 00000000 strrchr@GLIBC_2.4 │ │ │ │ +00013f54 00005b16 R_ARM_JUMP_SLOT 00000000 listen@GLIBC_2.4 │ │ │ │ +00013f58 00005c16 R_ARM_JUMP_SLOT 00000000 getsockname@GLIBC_2.4 │ │ │ │ +00013f5c 00005d16 R_ARM_JUMP_SLOT 00000000 fopen64@GLIBC_2.4 │ │ │ │ +00013f60 00005e16 R_ARM_JUMP_SLOT 00000000 strpbrk@GLIBC_2.4 │ │ │ │ +00013f64 00005f16 R_ARM_JUMP_SLOT 00000000 freeaddrinfo@GLIBC_2.4 │ │ │ │ +00013f68 00006016 R_ARM_JUMP_SLOT 00000000 getaddrinfo@GLIBC_2.4 │ │ │ │ +00013f6c 00006116 R_ARM_JUMP_SLOT 00000000 socket@GLIBC_2.4 │ │ │ │ +00013f70 00006316 R_ARM_JUMP_SLOT 00000000 inet_addr@GLIBC_2.4 │ │ │ │ +00013f74 00006416 R_ARM_JUMP_SLOT 00000000 umask@GLIBC_2.4 │ │ │ │ +00013f78 00006516 R_ARM_JUMP_SLOT 00000000 chmod@GLIBC_2.4 │ │ │ │ +00013f7c 00006616 R_ARM_JUMP_SLOT 00000000 strncat@GLIBC_2.4 │ │ │ │ +00013f80 00006716 R_ARM_JUMP_SLOT 00000000 isatty@GLIBC_2.4 │ │ │ │ +00013f84 00006816 R_ARM_JUMP_SLOT 00000000 fputs@GLIBC_2.4 │ │ │ │ +00013f88 00006916 R_ARM_JUMP_SLOT 00000000 strncmp@GLIBC_2.4 │ │ │ │ +00013f8c 00006a16 R_ARM_JUMP_SLOT 00000000 abort@GLIBC_2.4 │ │ │ │ +00013f90 00006b16 R_ARM_JUMP_SLOT 00000000 recv@GLIBC_2.4 │ │ │ │ +00013f94 00006c16 R_ARM_JUMP_SLOT 00000000 close@GLIBC_2.4 │ │ │ │ +00013f98 00006d16 R_ARM_JUMP_SLOT 00000000 send@GLIBC_2.4 │ │ │ │ +00013f9c 00006e16 R_ARM_JUMP_SLOT 00000000 connect@GLIBC_2.4 │ │ │ │ +00013fa0 00006f16 R_ARM_JUMP_SLOT 00000000 __snprintf_chk@GLIBC_2.4 │ │ │ │ +00013fa4 00007016 R_ARM_JUMP_SLOT 00000000 __time64@GLIBC_2.34 │ │ │ ├── readelf --wide --dynamic {} │ │ │ │ @@ -1,32 +1,31 @@ │ │ │ │ │ │ │ │ -Dynamic section at offset 0x1e54 contains 29 entries: │ │ │ │ +Dynamic section at offset 0x12cf8 contains 28 entries: │ │ │ │ Tag Type Name/Value │ │ │ │ - 0x00000001 (NEEDED) Shared library: [libxpa.so.1] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libc.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [ld-linux-armhf.so.3] │ │ │ │ - 0x0000000c (INIT) 0x7c8 │ │ │ │ - 0x0000000d (FINI) 0x14e0 │ │ │ │ - 0x00000019 (INIT_ARRAY) 0x2e4c │ │ │ │ + 0x0000000c (INIT) 0x1330 │ │ │ │ + 0x0000000d (FINI) 0x105a4 │ │ │ │ + 0x00000019 (INIT_ARRAY) 0x13cf0 │ │ │ │ 0x0000001b (INIT_ARRAYSZ) 4 (bytes) │ │ │ │ - 0x0000001a (FINI_ARRAY) 0x2e50 │ │ │ │ + 0x0000001a (FINI_ARRAY) 0x13cf4 │ │ │ │ 0x0000001c (FINI_ARRAYSZ) 4 (bytes) │ │ │ │ 0x6ffffef5 (GNU_HASH) 0x1b4 │ │ │ │ - 0x00000005 (STRTAB) 0x42c │ │ │ │ + 0x00000005 (STRTAB) 0x8dc │ │ │ │ 0x00000006 (SYMTAB) 0x1cc │ │ │ │ - 0x0000000a (STRSZ) 439 (bytes) │ │ │ │ + 0x0000000a (STRSZ) 1127 (bytes) │ │ │ │ 0x0000000b (SYMENT) 16 (bytes) │ │ │ │ 0x00000015 (DEBUG) 0x0 │ │ │ │ - 0x00000003 (PLTGOT) 0x2f5c │ │ │ │ - 0x00000002 (PLTRELSZ) 248 (bytes) │ │ │ │ + 0x00000003 (PLTGOT) 0x13df8 │ │ │ │ + 0x00000002 (PLTRELSZ) 840 (bytes) │ │ │ │ 0x00000014 (PLTREL) REL │ │ │ │ - 0x00000017 (JMPREL) 0x6d0 │ │ │ │ - 0x00000011 (REL) 0x680 │ │ │ │ - 0x00000012 (RELSZ) 80 (bytes) │ │ │ │ + 0x00000017 (JMPREL) 0xfe8 │ │ │ │ + 0x00000011 (REL) 0xea8 │ │ │ │ + 0x00000012 (RELSZ) 320 (bytes) │ │ │ │ 0x00000013 (RELENT) 8 (bytes) │ │ │ │ 0x0000001e (FLAGS) BIND_NOW │ │ │ │ 0x6ffffffb (FLAGS_1) Flags: NOW PIE │ │ │ │ - 0x6ffffffe (VERNEED) 0x630 │ │ │ │ + 0x6ffffffe (VERNEED) 0xe28 │ │ │ │ 0x6fffffff (VERNEEDNUM) 2 │ │ │ │ - 0x6ffffff0 (VERSYM) 0x5e4 │ │ │ │ - 0x6ffffffa (RELCOUNT) 4 │ │ │ │ + 0x6ffffff0 (VERSYM) 0xd44 │ │ │ │ + 0x6ffffffa (RELCOUNT) 33 │ │ │ │ 0x00000000 (NULL) 0x0 │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 59cea36375ecb95cb0f5cf32fa69de90e65a2bb9 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 8026d605f89d7d3c3b4d77192cefb5bc45e5ede6 │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ ├── readelf --wide --version-info {} │ │ │ │ @@ -1,21 +1,43 @@ │ │ │ │ │ │ │ │ -Version symbols section '.gnu.version' contains 38 entries: │ │ │ │ - Addr: 0x00000000000005e4 Offset: 0x000005e4 Link: 5 (.dynsym) │ │ │ │ - 000: 0 (*local*) 0 (*local*) 0 (*local*) 1 (*global*) │ │ │ │ - 004: 2 (GLIBC_2.34) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 008: 1 (*global*) 1 (*global*) 4 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 00c: 1 (*global*) 3 (GLIBC_2.4) 1 (*global*) 3 (GLIBC_2.4) │ │ │ │ - 010: 3 (GLIBC_2.4) 1 (*global*) 1 (*global*) 3 (GLIBC_2.4) │ │ │ │ - 014: 3 (GLIBC_2.4) 1 (*global*) 1 (*global*) 3 (GLIBC_2.4) │ │ │ │ - 018: 1 (*global*) 3 (GLIBC_2.4) 1 (*global*) 1 (*global*) │ │ │ │ - 01c: 3 (GLIBC_2.4) 1 (*global*) 2 (GLIBC_2.34) 1 (*global*) │ │ │ │ - 020: 1 (*global*) 3 (GLIBC_2.4) 1 (*global*) 3 (GLIBC_2.4) │ │ │ │ - 024: 3 (GLIBC_2.4) 2 (GLIBC_2.34) │ │ │ │ +Version symbols section '.gnu.version' contains 113 entries: │ │ │ │ + Addr: 0x0000000000000d44 Offset: 0x00000d44 Link: 5 (.dynsym) │ │ │ │ + 000: 0 (*local*) 0 (*local*) 0 (*local*) 2 (GLIBC_2.4) │ │ │ │ + 004: 3 (GLIBC_2.34) 2 (GLIBC_2.4) 3 (GLIBC_2.34) 2 (GLIBC_2.4) │ │ │ │ + 008: 3 (GLIBC_2.34) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 00c: 2 (GLIBC_2.4) 1 (*global*) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 010: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 014: 2 (GLIBC_2.4) 4 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 018: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 01c: 3 (GLIBC_2.34) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 020: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 024: 5 (GLIBC_2.15) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 028: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 02c: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 030: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 034: 3 (GLIBC_2.34) 2 (GLIBC_2.4) 3 (GLIBC_2.34) 3 (GLIBC_2.34) │ │ │ │ + 038: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 03c: 1 (*global*) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 040: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 044: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 048: 2 (GLIBC_2.4) 6 (GLIBC_2.7) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 04c: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 050: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 054: 7 (GLIBC_2.11) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 3 (GLIBC_2.34) │ │ │ │ + 058: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 05c: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 060: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 1 (*global*) 2 (GLIBC_2.4) │ │ │ │ + 064: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 068: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 06c: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 070: 3 (GLIBC_2.34) │ │ │ │ │ │ │ │ Version needs section '.gnu.version_r' contains 2 entries: │ │ │ │ - Addr: 0x0000000000000630 Offset: 0x00000630 Link: 6 (.dynstr) │ │ │ │ + Addr: 0x0000000000000e28 Offset: 0x00000e28 Link: 6 (.dynstr) │ │ │ │ 000000: Version: 1 File: ld-linux-armhf.so.3 Cnt: 1 │ │ │ │ 0x0010: Name: GLIBC_2.4 Flags: none Version: 4 │ │ │ │ - 0x0020: Version: 1 File: libc.so.6 Cnt: 2 │ │ │ │ - 0x0030: Name: GLIBC_2.4 Flags: none Version: 3 │ │ │ │ - 0x0040: Name: GLIBC_2.34 Flags: none Version: 2 │ │ │ │ + 0x0020: Version: 1 File: libc.so.6 Cnt: 5 │ │ │ │ + 0x0030: Name: GLIBC_2.11 Flags: none Version: 7 │ │ │ │ + 0x0040: Name: GLIBC_2.7 Flags: none Version: 6 │ │ │ │ + 0x0050: Name: GLIBC_2.15 Flags: none Version: 5 │ │ │ │ + 0x0060: Name: GLIBC_2.34 Flags: none Version: 3 │ │ │ │ + 0x0070: Name: GLIBC_2.4 Flags: none Version: 2 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -1,38 +1,129 @@ │ │ │ │ /lib/ld-linux-armhf.so.3 │ │ │ │ -_ITM_deregisterTMCloneTable │ │ │ │ -__gmon_start__ │ │ │ │ -_ITM_registerTMCloneTable │ │ │ │ -XPAGetReserved │ │ │ │ -XPAGetFd │ │ │ │ -XPACmdAdd │ │ │ │ -XPAError │ │ │ │ -XPAMainLoop │ │ │ │ +__setsockopt64 │ │ │ │ +gethostname │ │ │ │ +snprintf │ │ │ │ +inet_addr │ │ │ │ +__select64 │ │ │ │ __strcpy_chk │ │ │ │ +__stpcpy_chk │ │ │ │ +__ctype_toupper_loc │ │ │ │ __stack_chk_fail │ │ │ │ +__fdelt_chk │ │ │ │ +sigaddset │ │ │ │ +freeaddrinfo │ │ │ │ +getaddrinfo │ │ │ │ +sigaction │ │ │ │ +__longjmp_chk │ │ │ │ +getpwuid │ │ │ │ __ctime64 │ │ │ │ +__ctype_b_loc │ │ │ │ +__memcpy_chk │ │ │ │ +__strncpy_chk │ │ │ │ +strcasecmp │ │ │ │ __fprintf_chk │ │ │ │ __libc_start_main │ │ │ │ +__stat64_time64 │ │ │ │ __time64 │ │ │ │ +sigprocmask │ │ │ │ +strncasecmp │ │ │ │ +__strcat_chk │ │ │ │ +inet_ntoa │ │ │ │ +__ctype_tolower_loc │ │ │ │ +getsockname │ │ │ │ __cxa_finalize │ │ │ │ +__localtime64 │ │ │ │ +__isoc99_sscanf │ │ │ │ __snprintf_chk │ │ │ │ +sigemptyset │ │ │ │ +__fcntl_time64 │ │ │ │ +__errno_location │ │ │ │ +__getsockopt64 │ │ │ │ +__strncat_chk │ │ │ │ +__cxa_atexit │ │ │ │ __stack_chk_guard │ │ │ │ -libxpa.so.1 │ │ │ │ libc.so.6 │ │ │ │ ld-linux-armhf.so.3 │ │ │ │ GLIBC_2.4 │ │ │ │ +GLIBC_2.11 │ │ │ │ +GLIBC_2.7 │ │ │ │ +GLIBC_2.15 │ │ │ │ GLIBC_2.34 │ │ │ │ +_ITM_deregisterTMCloneTable │ │ │ │ +__gmon_start__ │ │ │ │ +_ITM_registerTMCloneTable │ │ │ │ ,Ld#,H|DxD#` │ │ │ │ A{D&IzD&HyD │ │ │ │ !I!JyD!K │ │ │ │ H KxD J{D │ │ │ │ IAX h!`O │ │ │ │ MNMM~D}D │ │ │ │ kAK{D\h4 │ │ │ │ Ed5{D\h$ │ │ │ │ +n%pl:FAF │ │ │ │ +xDRhAX F h │ │ │ │ +qK{DX`pHxD │ │ │ │ +mK{DXalHxD │ │ │ │ +VK{DXbUHxD │ │ │ │ +=*F8F|D!F │ │ │ │ +S%I&JxDyD │ │ │ │ + {D(JyD(L │ │ │ │ +$J!KzD#HxD │ │ │ │ +qi"F+h@F │ │ │ │ ++h@Fqi"F │ │ │ │ +@Q-K$1zD │ │ │ │ +ii3h:F F │ │ │ │ +BQMK$1zD │ │ │ │ +OK""OHAFxD[ │ │ │ │ +`%h|L|D F │ │ │ │ +`OH6hxD │ │ │ │ +ET04@F(; │ │ │ │ +lKBFik{D │ │ │ │ +#:J+bzDr │ │ │ │ +sQF@F"FO │ │ │ │ +#n*F9FXl │ │ │ │ ++FJF1F(F │ │ │ │ +#|DuY-hU │ │ │ │ +2F!FKFHF │ │ │ │ ++F:F1F(F │ │ │ │ +3FJF9F0F │ │ │ │ +3BF1F8F+` │ │ │ │ +dM~D}D4h │ │ │ │ +^J^K_O_I │ │ │ │ +DXK0h{DWJ │ │ │ │ +WIzDWKyD │ │ │ │ +TK0h{DSJ │ │ │ │ +SIzDSKyD │ │ │ │ +DOKPJPI{D0hzDyD │ │ │ │ +DGKGJHI{D0hzD │ │ │ │ +DBKCJCI{D0hzD │ │ │ │ +:K;J0h;I │ │ │ │ +6K6J0h6I │ │ │ │ +1K2J2I{D0hzDyD │ │ │ │ + FNLNK|DE │ │ │ │ +#xBF)F0F-+/ │ │ │ │ +#xBF)F0F-+' │ │ │ │ +#xBF)F0F-+ │ │ │ │ + )FJF@FO │ │ │ │ +:N(F~D1F │ │ │ │ +5I:F FyD │ │ │ │ +.F-h3ig+ │ │ │ │ +"Fg#YF(F │ │ │ │ +&F$h3ig+c │ │ │ │ +"Fs#YF(F │ │ │ │ +`&F$h3is+e │ │ │ │ +"Fi#9F(F │ │ │ │ +`'F$h;ii+\ │ │ │ │ +"Fa#IF(F │ │ │ │ + client endian-ness: big(b) or little(l) │ │ │ │ + -i id client id string │ │ │ │ + -p from xpans (e.g., for proxy processing) │ │ │ │ + -n don't ack back to client │ │ │ │ + -t enter telnet mode (local only) │ │ │ │ +xpaaccess │ │ │ │ +xpaaccept │ │ │ │ +xpanagle │ │ │ │ +%s XPA$DATA accept %p %d (%s:%s %s) │ │ │ │ +%s XPA$DATA connect %p %d (%s:%s %s) │ │ │ │ +%s XPA$NODATA (%s:%s %s) │ │ │ │ +XPA could not write data to client │ │ │ │ +error detected in send callback routine │ │ │ │ +error detected in receive callback routine │ │ │ │ +no send callback (i.e., can't xpaget) │ │ │ │ +no info callback (i.e., can't xpainfo) │ │ │ │ +no receive callback (i.e., can't xpaset) │ │ │ │ +unknown xpa access type │ │ │ │ +XPAPoll() select │ │ │ │ +XPAMainLoop() select │ │ │ │ +oh, what a mess we've made! │ │ │ │ +authentication failed │ │ │ │ +xpa connection refused │ │ │ │ +can't resolve host name for xpa │ │ │ │ +can't read initialization info for xpa │ │ │ │ +invalid xpa command in initialization string │ │ │ │ +no receive function defined for this xpa │ │ │ │ +no send function defined for this xpa │ │ │ │ +no info function defined for this xpa │ │ │ │ +undefined command for this xpa │ │ │ │ +missing command for this xpa │ │ │ │ +name does not match target template │ │ │ │ +can't create data channel socket │ │ │ │ +could not read data buf (possible timeout) │ │ │ │ +illegal command or command switch │ │ │ │ +XPA setenv requires name and value pair │ │ │ │ +XPA version: %s │ │ │ │ +%s: (no help available) │ │ │ │ +-version │ │ │ │ +XPA commands for %s:%s │ │ │ │ + options: see -help │ │ │ │ + get (set) the access control list │ │ │ │ + options: host type acl │ │ │ │ + get (set) an environment variable │ │ │ │ + options: name (value) │ │ │ │ + execute commands from buffer │ │ │ │ + options: none │ │ │ │ + return help string for specified XPA │ │ │ │ + options: cmd name (commands only) │ │ │ │ + get (set) long timeout │ │ │ │ + options: seconds|reset │ │ │ │ +-ltimeout │ │ │ │ + re-establish name server connection to this XPA │ │ │ │ + options: -all │ │ │ │ +-nsconnect │ │ │ │ + break name server connection to this XPA │ │ │ │ + options: -all │ │ │ │ +-nsdisconnect │ │ │ │ + connect to remote name service with specified acl │ │ │ │ + options: host:port +|-|acl -proxy │ │ │ │ + set/get clipboard information │ │ │ │ + options: [cmd] name │ │ │ │ +-clipboard │ │ │ │ + get (set) short timeout │ │ │ │ + options: seconds|reset │ │ │ │ +-stimeout │ │ │ │ + return XPA version string │ │ │ │ + options: none │ │ │ │ +%s:%s %s %s │ │ │ │ +%s:%s %s │ │ │ │ +invalid acl: %s │ │ │ │ +$HOME/acls.xpa │ │ │ │ +*:* $host +; *:* $localhost + │ │ │ │ +XPA_ACLFILE │ │ │ │ +XPA_DEFACL │ │ │ │ +%s %x:%d │ │ │ │ +%s:%s %s %s │ │ │ │ +proxy=true │ │ │ │ +remote requires that XPA_METHOD be 'inet' │ │ │ │ +remote xpans %s failed to process %s │ │ │ │ +syntax error: -remote hostname:port [acl] [-proxy] │ │ │ │ +XPA clipboard requires: add|append|delete name │ │ │ │ +XPA clipboard invalid cmd or name: %s %s │ │ │ │ +XPA clipboard requires: name │ │ │ │ +XPA clipboard invalid name: %s │ │ │ │ +$HOME/ports.xpa │ │ │ │ +XPA_PORTFILE │ │ │ │ +XPA_PORT │ │ │ │ +XPA_HOST │ │ │ │ +localhost.localdomain │ │ │ │ +XPA$WARNING: protocol mismatch - missing id │ │ │ │ +XPA$WARNING: ignoring out of sync server message: │ │ │ │ +XPA$WARNING: no reply from server callback (assuming OK) │ │ │ │ +XPA$BEGIN %s:%s %s │ │ │ │ +warning: XPA client can't write header │ │ │ │ +warning: XPA client can't write data │ │ │ │ +XPA$END %s:%s %s │ │ │ │ +xpaaccept %s (%s:%s %s) │ │ │ │ +XPA$WARNING: Protocol mismatch: id │ │ │ │ +XPA$WARNING: missing BUF request │ │ │ │ +XPA$NODATA │ │ │ │ +XPA$NOBUF │ │ │ │ +xpanagle │ │ │ │ +XPA$DATA │ │ │ │ +XPA$WARNING: missing DATA request type │ │ │ │ +XPA$WARNING: invalid data connection request: %s (%s:%s) │ │ │ │ +XPA$ERROR: missing data buffer method (%s:%s%s) │ │ │ │ +XPA$ERROR: bad socket for data chan (%s:%s%s) │ │ │ │ +XPA client socket │ │ │ │ +XPA$ERROR: can't connect to data chan (%s:%s%s) │ │ │ │ +XPA client connect │ │ │ │ +XPA$ERROR: unknown connection method (%s:%s%s) │ │ │ │ +XPA$ERROR: can't connect to proxy server (%s:%s%s) │ │ │ │ +XPA$ERROR: no response from server during handshake (%s:%s%s) │ │ │ │ +xpadata -f %s %s │ │ │ │ +XPA$ERROR: unable to issue data request: %s (%s:%s%s) │ │ │ │ +XPA$ERROR: no response from server on proxyaccept (%s:%s%s) │ │ │ │ +XPA$ERROR: no response from server on connect (%s:%s%s) │ │ │ │ +XPA_CLIENT_DOXPA │ │ │ │ +XPAClientLoop() select │ │ │ │ +XPA$ERROR: invalid xpa client handle │ │ │ │ +%s:%s %s │ │ │ │ +XPA$ERROR: no response from server callback (%s:%s%s) │ │ │ │ +ERROR: no more delimiter tables available │ │ │ │ +ERROR: no delimiter tables to restore │ │ │ │ +ERROR: can't allocate memory (xalloc) │ │ │ │ +ERROR: stdfiles and pipes are mutually exclusive in Launch() │ │ │ │ +LAUNCH_ROUTINE │ │ │ │ +launch_fork_exec: %s │ │ │ │ +ERROR: posix_spawn() not available on this host │ │ │ │ +ERROR: spawnvp() not available on this host │ │ │ │ /usr/lib/debug/.dwz/arm-linux-gnueabihf/xpa-tools.debug │ │ │ │ .shstrtab │ │ │ │ .note.gnu.build-id │ │ │ │ .note.ABI-tag │ │ │ │ .gnu.hash │ │ │ │ .gnu.version │ │ │ │ .gnu.version_r │ │ │ ├── readelf --wide --decompress --hex-dump=.dynstr {} │ │ │ │ @@ -1,31 +1,74 @@ │ │ │ │ │ │ │ │ Hex dump of section '.dynstr': │ │ │ │ - 0x0000042c 005f4954 4d5f6465 72656769 73746572 ._ITM_deregister │ │ │ │ - 0x0000043c 544d436c 6f6e6554 61626c65 005f5f67 TMCloneTable.__g │ │ │ │ - 0x0000044c 6d6f6e5f 73746172 745f5f00 5f49544d mon_start__._ITM │ │ │ │ - 0x0000045c 5f726567 69737465 72544d43 6c6f6e65 _registerTMClone │ │ │ │ - 0x0000046c 5461626c 65005850 414e6577 00786672 Table.XPANew.xfr │ │ │ │ - 0x0000047c 65650078 73747264 75700058 50414765 ee.xstrdup.XPAGe │ │ │ │ - 0x0000048c 74526573 65727665 64005850 41476574 tReserved.XPAGet │ │ │ │ - 0x0000049c 46640078 6d616c6c 6f630058 50415365 Fd.xmalloc.XPASe │ │ │ │ - 0x000004ac 74005850 41436d64 41646400 58504146 t.XPACmdAdd.XPAF │ │ │ │ - 0x000004bc 72656500 776f7264 00585041 4572726f ree.word.XPAErro │ │ │ │ - 0x000004cc 72005850 414d6169 6e4c6f6f 70007863 r.XPAMainLoop.xc │ │ │ │ - 0x000004dc 616c6c6f 63005f5f 73747263 70795f63 alloc.__strcpy_c │ │ │ │ - 0x000004ec 686b005f 5f737461 636b5f63 686b5f66 hk.__stack_chk_f │ │ │ │ - 0x000004fc 61696c00 65786974 00737472 746f6c00 ail.exit.strtol. │ │ │ │ - 0x0000050c 7374726c 656e005f 5f637469 6d653634 strlen.__ctime64 │ │ │ │ - 0x0000051c 0073656e 64005f5f 66707269 6e74665f .send.__fprintf_ │ │ │ │ - 0x0000052c 63686b00 5f5f6c69 62635f73 74617274 chk.__libc_start │ │ │ │ - 0x0000053c 5f6d6169 6e005f5f 74696d65 36340073 _main.__time64.s │ │ │ │ - 0x0000054c 74646572 72005f5f 6378615f 66696e61 tderr.__cxa_fina │ │ │ │ - 0x0000055c 6c697a65 00676574 656e7600 5f5f736e lize.getenv.__sn │ │ │ │ - 0x0000056c 7072696e 74665f63 686b006d 656d6370 printf_chk.memcp │ │ │ │ - 0x0000057c 79006677 72697465 00737472 636d7000 y.fwrite.strcmp. │ │ │ │ - 0x0000058c 61626f72 74005f5f 73746163 6b5f6368 abort.__stack_ch │ │ │ │ - 0x0000059c 6b5f6775 61726400 6c696278 70612e73 k_guard.libxpa.s │ │ │ │ - 0x000005ac 6f2e3100 6c696263 2e736f2e 36006c64 o.1.libc.so.6.ld │ │ │ │ - 0x000005bc 2d6c696e 75782d61 726d6866 2e736f2e -linux-armhf.so. │ │ │ │ - 0x000005cc 3300474c 4942435f 322e3400 474c4942 3.GLIBC_2.4.GLIB │ │ │ │ - 0x000005dc 435f322e 333400 C_2.34. │ │ │ │ + 0x000008dc 00666765 7473005f 5f736574 736f636b .fgets.__setsock │ │ │ │ + 0x000008ec 6f707436 34007374 72637079 00676574 opt64.strcpy.get │ │ │ │ + 0x000008fc 686f7374 6e616d65 00736e70 72696e74 hostname.snprint │ │ │ │ + 0x0000090c 66006368 6d6f6400 696e6574 5f616464 f.chmod.inet_add │ │ │ │ + 0x0000091c 7200666f 70656e36 34007065 72726f72 r.fopen64.perror │ │ │ │ + 0x0000092c 00737472 6e637079 005f5f73 656c6563 .strncpy.__selec │ │ │ │ + 0x0000093c 74363400 5f5f7374 72637079 5f63686b t64.__strcpy_chk │ │ │ │ + 0x0000094c 00736574 73696400 5f5f7374 70637079 .setsid.__stpcpy │ │ │ │ + 0x0000095c 5f63686b 005f5f63 74797065 5f746f75 _chk.__ctype_tou │ │ │ │ + 0x0000096c 70706572 5f6c6f63 005f5f73 7461636b pper_loc.__stack │ │ │ │ + 0x0000097c 5f63686b 5f666169 6c006672 6565005f _chk_fail.free._ │ │ │ │ + 0x0000098c 5f666465 6c745f63 686b0073 69676164 _fdelt_chk.sigad │ │ │ │ + 0x0000099c 64736574 00667265 65616464 72696e66 dset.freeaddrinf │ │ │ │ + 0x000009ac 6f006765 74616464 72696e66 6f007369 o.getaddrinfo.si │ │ │ │ + 0x000009bc 67616374 696f6e00 5f5f6c6f 6e676a6d gaction.__longjm │ │ │ │ + 0x000009cc 705f6368 6b006269 6e640073 74727263 p_chk.bind.strrc │ │ │ │ + 0x000009dc 68720075 6e6c696e 6b007374 72706272 hr.unlink.strpbr │ │ │ │ + 0x000009ec 6b006d65 6d6d6f76 65007374 72746f6b k.memmove.strtok │ │ │ │ + 0x000009fc 00737472 746f6c00 736f636b 65740067 .strtol.socket.g │ │ │ │ + 0x00000a0c 65747077 75696400 666f726b 00737472 etpwuid.fork.str │ │ │ │ + 0x00000a1c 6c656e00 5f5f6374 696d6536 34005f5f len.__ctime64.__ │ │ │ │ + 0x00000a2c 63747970 655f625f 6c6f6300 72656164 ctype_b_loc.read │ │ │ │ + 0x00000a3c 005f5f6d 656d6370 795f6368 6b007374 .__memcpy_chk.st │ │ │ │ + 0x00000a4c 72737472 0073656e 64005f5f 7374726e rstr.send.__strn │ │ │ │ + 0x00000a5c 6370795f 63686b00 6d6b6469 72006475 cpy_chk.mkdir.du │ │ │ │ + 0x00000a6c 70320067 65747069 64007265 63760073 p2.getpid.recv.s │ │ │ │ + 0x00000a7c 74646f75 7400756d 61736b00 7265616c tdout.umask.real │ │ │ │ + 0x00000a8c 6c6f6300 69736174 74790065 78656376 loc.isatty.execv │ │ │ │ + 0x00000a9c 70007374 72636174 005f6578 69740073 p.strcat._exit.s │ │ │ │ + 0x00000aac 74726361 7365636d 70005f5f 66707269 trcasecmp.__fpri │ │ │ │ + 0x00000abc 6e74665f 63686b00 73747263 73706e00 ntf_chk.strcspn. │ │ │ │ + 0x00000acc 6d616c6c 6f63005f 5f6c6962 635f7374 malloc.__libc_st │ │ │ │ + 0x00000adc 6172745f 6d61696e 005f5f73 74617436 art_main.__stat6 │ │ │ │ + 0x00000aec 345f7469 6d653634 00737472 6e636174 4_time64.strncat │ │ │ │ + 0x00000afc 005f5f74 696d6536 34007369 6770726f .__time64.sigpro │ │ │ │ + 0x00000b0c 636d6173 6b007374 64657272 006c6973 cmask.stderr.lis │ │ │ │ + 0x00000b1c 74656e00 7374726e 63617365 636d7000 ten.strncasecmp. │ │ │ │ + 0x00000b2c 5f5f7374 72636174 5f63686b 00696e65 __strcat_chk.ine │ │ │ │ + 0x00000b3c 745f6e74 6f61005f 5f637479 70655f74 t_ntoa.__ctype_t │ │ │ │ + 0x00000b4c 6f6c6f77 65725f6c 6f630067 6574736f olower_loc.getso │ │ │ │ + 0x00000b5c 636b6e61 6d65005f 5f637861 5f66696e ckname.__cxa_fin │ │ │ │ + 0x00000b6c 616c697a 65007075 74656e76 00737472 alize.putenv.str │ │ │ │ + 0x00000b7c 63687200 67657467 69640067 6574656e chr.getgid.geten │ │ │ │ + 0x00000b8c 76006361 6c6c6f63 00616363 65707400 v.calloc.accept. │ │ │ │ + 0x00000b9c 73747063 70790066 636c6f73 65005f5f stpcpy.fclose.__ │ │ │ │ + 0x00000bac 6c6f6361 6c74696d 65363400 6d656d73 localtime64.mems │ │ │ │ + 0x00000bbc 65740077 61697470 69640066 70757473 et.waitpid.fputs │ │ │ │ + 0x00000bcc 00736967 6e616c00 636f6e6e 65637400 .signal.connect. │ │ │ │ + 0x00000bdc 5f5f6973 6f633939 5f737363 616e6600 __isoc99_sscanf. │ │ │ │ + 0x00000bec 5f5f736e 7072696e 74665f63 686b0067 __snprintf_chk.g │ │ │ │ + 0x00000bfc 65747569 64007369 67656d70 74797365 etuid.sigemptyse │ │ │ │ + 0x00000c0c 74006d65 6d637079 005f5f66 636e746c t.memcpy.__fcntl │ │ │ │ + 0x00000c1c 5f74696d 65363400 67657463 77640066 _time64.getcwd.f │ │ │ │ + 0x00000c2c 77726974 65007374 72636d70 005f5f65 write.strcmp.__e │ │ │ │ + 0x00000c3c 72726e6f 5f6c6f63 6174696f 6e006162 rrno_location.ab │ │ │ │ + 0x00000c4c 6f727400 70697065 005f5f67 6574736f ort.pipe.__getso │ │ │ │ + 0x00000c5c 636b6f70 74363400 7374726e 636d7000 ckopt64.strncmp. │ │ │ │ + 0x00000c6c 67657465 75696400 5f5f7374 726e6361 geteuid.__strnca │ │ │ │ + 0x00000c7c 745f6368 6b006475 7000616c 61726d00 t_chk.dup.alarm. │ │ │ │ + 0x00000c8c 5f5f6378 615f6174 65786974 005f5f73 __cxa_atexit.__s │ │ │ │ + 0x00000c9c 7461636b 5f63686b 5f677561 7264006c tack_chk_guard.l │ │ │ │ + 0x00000cac 6962632e 736f2e36 006c642d 6c696e75 ibc.so.6.ld-linu │ │ │ │ + 0x00000cbc 782d6172 6d68662e 736f2e33 00474c49 x-armhf.so.3.GLI │ │ │ │ + 0x00000ccc 42435f32 2e340047 4c494243 5f322e31 BC_2.4.GLIBC_2.1 │ │ │ │ + 0x00000cdc 3100474c 4942435f 322e3700 474c4942 1.GLIBC_2.7.GLIB │ │ │ │ + 0x00000cec 435f322e 31350047 4c494243 5f322e33 C_2.15.GLIBC_2.3 │ │ │ │ + 0x00000cfc 34005f49 544d5f64 65726567 69737465 4._ITM_deregiste │ │ │ │ + 0x00000d0c 72544d43 6c6f6e65 5461626c 65005f5f rTMCloneTable.__ │ │ │ │ + 0x00000d1c 676d6f6e 5f737461 72745f5f 005f4954 gmon_start__._IT │ │ │ │ + 0x00000d2c 4d5f7265 67697374 6572544d 436c6f6e M_registerTMClon │ │ │ │ + 0x00000d3c 65546162 6c6500 eTable. │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.init {} │ │ │ │ @@ -1,9 +1,9 @@ │ │ │ │ │ │ │ │ │ │ │ │ │ │ │ │ Disassembly of section .init: │ │ │ │ │ │ │ │ -000007c8 <.init>: │ │ │ │ +00001330 <.init>: │ │ │ │ push {r3, lr} │ │ │ │ - bl ab4 <__time64@plt+0x160> │ │ │ │ + bl 19ac <__time64@plt+0x164> │ │ │ │ pop {r3, pc} │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.plt {} │ │ │ │ @@ -1,167 +1,542 @@ │ │ │ │ │ │ │ │ │ │ │ │ │ │ │ │ Disassembly of section .plt: │ │ │ │ │ │ │ │ -000007d4 : │ │ │ │ +0000133c : │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ - ldr lr, [pc, #4] @ 7e4 │ │ │ │ + ldr lr, [pc, #4] @ 134c │ │ │ │ add lr, pc, lr │ │ │ │ ldr pc, [lr, #8]! │ │ │ │ - andeq r2, r0, r8, ror r7 │ │ │ │ + andeq r2, r1, ip, lsr #21 │ │ │ │ │ │ │ │ -000007e8 : │ │ │ │ +00001350 : │ │ │ │ add ip, pc, #0, 12 │ │ │ │ - add ip, ip, #8192 @ 0x2000 │ │ │ │ - ldr pc, [ip, #1912]! @ 0x778 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2732]! @ 0xaac │ │ │ │ │ │ │ │ -000007f4 <__libc_start_main@plt>: │ │ │ │ +0000135c <__localtime64@plt>: │ │ │ │ add ip, pc, #0, 12 │ │ │ │ - add ip, ip, #8192 @ 0x2000 │ │ │ │ - ldr pc, [ip, #1904]! @ 0x770 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2724]! @ 0xaa4 │ │ │ │ │ │ │ │ -00000800 : │ │ │ │ +00001368 : │ │ │ │ add ip, pc, #0, 12 │ │ │ │ - add ip, ip, #8192 @ 0x2000 │ │ │ │ - ldr pc, [ip, #1896]! @ 0x768 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2716]! @ 0xa9c │ │ │ │ │ │ │ │ -0000080c <__cxa_finalize@plt>: │ │ │ │ +00001374 <__stat64_time64@plt>: │ │ │ │ add ip, pc, #0, 12 │ │ │ │ - add ip, ip, #8192 @ 0x2000 │ │ │ │ - ldr pc, [ip, #1888]! @ 0x760 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2708]! @ 0xa94 │ │ │ │ │ │ │ │ -00000818 : │ │ │ │ +00001380 <__strncat_chk@plt>: │ │ │ │ add ip, pc, #0, 12 │ │ │ │ - add ip, ip, #8192 @ 0x2000 │ │ │ │ - ldr pc, [ip, #1880]! @ 0x758 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2700]! @ 0xa8c │ │ │ │ │ │ │ │ -00000824 : │ │ │ │ +0000138c <__libc_start_main@plt>: │ │ │ │ add ip, pc, #0, 12 │ │ │ │ - add ip, ip, #8192 @ 0x2000 │ │ │ │ - ldr pc, [ip, #1872]! @ 0x750 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2692]! @ 0xa84 │ │ │ │ │ │ │ │ -00000830 : │ │ │ │ +00001398 : │ │ │ │ add ip, pc, #0, 12 │ │ │ │ - add ip, ip, #8192 @ 0x2000 │ │ │ │ - ldr pc, [ip, #1864]! @ 0x748 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2684]! @ 0xa7c │ │ │ │ │ │ │ │ -0000083c : │ │ │ │ +000013a4 <__cxa_finalize@plt>: │ │ │ │ add ip, pc, #0, 12 │ │ │ │ - add ip, ip, #8192 @ 0x2000 │ │ │ │ - ldr pc, [ip, #1856]! @ 0x740 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2676]! @ 0xa74 │ │ │ │ │ │ │ │ -00000848 <__stack_chk_fail@plt>: │ │ │ │ +000013b0 : │ │ │ │ add ip, pc, #0, 12 │ │ │ │ - add ip, ip, #8192 @ 0x2000 │ │ │ │ - ldr pc, [ip, #1848]! @ 0x738 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2668]! @ 0xa6c │ │ │ │ │ │ │ │ -00000854 : │ │ │ │ +000013bc : │ │ │ │ + add ip, pc, #0, 12 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2660]! @ 0xa64 │ │ │ │ + │ │ │ │ +000013c8 : │ │ │ │ + add ip, pc, #0, 12 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2652]! @ 0xa5c │ │ │ │ + │ │ │ │ +000013d4 : │ │ │ │ + add ip, pc, #0, 12 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2644]! @ 0xa54 │ │ │ │ + │ │ │ │ +000013e0 : │ │ │ │ + add ip, pc, #0, 12 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2636]! @ 0xa4c │ │ │ │ + │ │ │ │ +000013ec : │ │ │ │ + add ip, pc, #0, 12 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2628]! @ 0xa44 │ │ │ │ + │ │ │ │ +000013f8 : │ │ │ │ + add ip, pc, #0, 12 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2620]! @ 0xa3c │ │ │ │ + │ │ │ │ +00001404 : │ │ │ │ @ instruction: 0xe7fd4778 │ │ │ │ add ip, pc, #0, 12 │ │ │ │ - add ip, ip, #8192 @ 0x2000 │ │ │ │ - ldr pc, [ip, #1836]! @ 0x72c │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2608]! @ 0xa30 │ │ │ │ + │ │ │ │ +00001414 : │ │ │ │ + add ip, pc, #0, 12 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2600]! @ 0xa28 │ │ │ │ + │ │ │ │ +00001420 <_exit@plt>: │ │ │ │ + add ip, pc, #0, 12 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2592]! @ 0xa20 │ │ │ │ + │ │ │ │ +0000142c : │ │ │ │ + add ip, pc, #0, 12 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2584]! @ 0xa18 │ │ │ │ + │ │ │ │ +00001438 : │ │ │ │ + add ip, pc, #0, 12 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2576]! @ 0xa10 │ │ │ │ + │ │ │ │ +00001444 : │ │ │ │ + @ instruction: 0xe7fd4778 │ │ │ │ + add ip, pc, #0, 12 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2564]! @ 0xa04 │ │ │ │ + │ │ │ │ +00001454 : │ │ │ │ + add ip, pc, #0, 12 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2556]! @ 0x9fc │ │ │ │ + │ │ │ │ +00001460 : │ │ │ │ + add ip, pc, #0, 12 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2548]! @ 0x9f4 │ │ │ │ + │ │ │ │ +0000146c <__getsockopt64@plt>: │ │ │ │ + add ip, pc, #0, 12 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2540]! @ 0x9ec │ │ │ │ + │ │ │ │ +00001478 <__strncpy_chk@plt>: │ │ │ │ + add ip, pc, #0, 12 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2532]! @ 0x9e4 │ │ │ │ + │ │ │ │ +00001484 <__stack_chk_fail@plt>: │ │ │ │ + add ip, pc, #0, 12 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2524]! @ 0x9dc │ │ │ │ + │ │ │ │ +00001490 : │ │ │ │ + add ip, pc, #0, 12 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2516]! @ 0x9d4 │ │ │ │ + │ │ │ │ +0000149c : │ │ │ │ + add ip, pc, #0, 12 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2508]! @ 0x9cc │ │ │ │ + │ │ │ │ +000014a8 : │ │ │ │ + add ip, pc, #0, 12 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2500]! @ 0x9c4 │ │ │ │ + │ │ │ │ +000014b4 : │ │ │ │ + add ip, pc, #0, 12 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2492]! @ 0x9bc │ │ │ │ + │ │ │ │ +000014c0 : │ │ │ │ + add ip, pc, #0, 12 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2484]! @ 0x9b4 │ │ │ │ + │ │ │ │ +000014cc <__fdelt_chk@plt>: │ │ │ │ + add ip, pc, #0, 12 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2476]! @ 0x9ac │ │ │ │ + │ │ │ │ +000014d8 : │ │ │ │ + add ip, pc, #0, 12 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2468]! @ 0x9a4 │ │ │ │ + │ │ │ │ +000014e4 : │ │ │ │ + add ip, pc, #0, 12 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2460]! @ 0x99c │ │ │ │ + │ │ │ │ +000014f0 : │ │ │ │ + add ip, pc, #0, 12 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2452]! @ 0x994 │ │ │ │ + │ │ │ │ +000014fc : │ │ │ │ + add ip, pc, #0, 12 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2444]! @ 0x98c │ │ │ │ + │ │ │ │ +00001508 : │ │ │ │ + @ instruction: 0xe7fd4778 │ │ │ │ + add ip, pc, #0, 12 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2432]! @ 0x980 │ │ │ │ + │ │ │ │ +00001518 <__memcpy_chk@plt>: │ │ │ │ + add ip, pc, #0, 12 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2424]! @ 0x978 │ │ │ │ + │ │ │ │ +00001524 : │ │ │ │ + add ip, pc, #0, 12 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2416]! @ 0x970 │ │ │ │ + │ │ │ │ +00001530 : │ │ │ │ + add ip, pc, #0, 12 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2408]! @ 0x968 │ │ │ │ + │ │ │ │ +0000153c <__stpcpy_chk@plt>: │ │ │ │ + add ip, pc, #0, 12 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2400]! @ 0x960 │ │ │ │ + │ │ │ │ +00001548 : │ │ │ │ + add ip, pc, #0, 12 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2392]! @ 0x958 │ │ │ │ + │ │ │ │ +00001554 : │ │ │ │ + @ instruction: 0xe7fd4778 │ │ │ │ + add ip, pc, #0, 12 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2380]! @ 0x94c │ │ │ │ + │ │ │ │ +00001564 <__strcpy_chk@plt>: │ │ │ │ + add ip, pc, #0, 12 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2372]! @ 0x944 │ │ │ │ + │ │ │ │ +00001570 : │ │ │ │ + add ip, pc, #0, 12 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2364]! @ 0x93c │ │ │ │ + │ │ │ │ +0000157c : │ │ │ │ + add ip, pc, #0, 12 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2356]! @ 0x934 │ │ │ │ + │ │ │ │ +00001588 <__setsockopt64@plt>: │ │ │ │ + add ip, pc, #0, 12 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2348]! @ 0x92c │ │ │ │ + │ │ │ │ +00001594 : │ │ │ │ + add ip, pc, #0, 12 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2340]! @ 0x924 │ │ │ │ + │ │ │ │ +000015a0 <__select64@plt>: │ │ │ │ + add ip, pc, #0, 12 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2332]! @ 0x91c │ │ │ │ + │ │ │ │ +000015ac <__fcntl_time64@plt>: │ │ │ │ + add ip, pc, #0, 12 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2324]! @ 0x914 │ │ │ │ + │ │ │ │ +000015b8 : │ │ │ │ + add ip, pc, #0, 12 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2316]! @ 0x90c │ │ │ │ + │ │ │ │ +000015c4 : │ │ │ │ + add ip, pc, #0, 12 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2308]! @ 0x904 │ │ │ │ + │ │ │ │ +000015d0 <__ctype_tolower_loc@plt>: │ │ │ │ + add ip, pc, #0, 12 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2300]! @ 0x8fc │ │ │ │ + │ │ │ │ +000015dc <__ctype_toupper_loc@plt>: │ │ │ │ + add ip, pc, #0, 12 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2292]! @ 0x8f4 │ │ │ │ + │ │ │ │ +000015e8 <__gmon_start__@plt>: │ │ │ │ + add ip, pc, #0, 12 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2284]! @ 0x8ec │ │ │ │ + │ │ │ │ +000015f4 <__ctype_b_loc@plt>: │ │ │ │ + add ip, pc, #0, 12 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2276]! @ 0x8e4 │ │ │ │ + │ │ │ │ +00001600 : │ │ │ │ + add ip, pc, #0, 12 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2268]! @ 0x8dc │ │ │ │ + │ │ │ │ +0000160c : │ │ │ │ + add ip, pc, #0, 12 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2260]! @ 0x8d4 │ │ │ │ + │ │ │ │ +00001618 : │ │ │ │ + add ip, pc, #0, 12 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2252]! @ 0x8cc │ │ │ │ + │ │ │ │ +00001624 : │ │ │ │ + add ip, pc, #0, 12 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2244]! @ 0x8c4 │ │ │ │ + │ │ │ │ +00001630 : │ │ │ │ + add ip, pc, #0, 12 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2236]! @ 0x8bc │ │ │ │ + │ │ │ │ +0000163c : │ │ │ │ + add ip, pc, #0, 12 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2228]! @ 0x8b4 │ │ │ │ + │ │ │ │ +00001648 <__errno_location@plt>: │ │ │ │ + add ip, pc, #0, 12 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2220]! @ 0x8ac │ │ │ │ + │ │ │ │ +00001654 <__strcat_chk@plt>: │ │ │ │ + add ip, pc, #0, 12 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2212]! @ 0x8a4 │ │ │ │ + │ │ │ │ +00001660 : │ │ │ │ + add ip, pc, #0, 12 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2204]! @ 0x89c │ │ │ │ + │ │ │ │ +0000166c : │ │ │ │ + add ip, pc, #0, 12 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2196]! @ 0x894 │ │ │ │ + │ │ │ │ +00001678 <__cxa_atexit@plt>: │ │ │ │ + @ instruction: 0xe7fd4778 │ │ │ │ + add ip, pc, #0, 12 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2184]! @ 0x888 │ │ │ │ + │ │ │ │ +00001688 <__isoc99_sscanf@plt>: │ │ │ │ + add ip, pc, #0, 12 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2176]! @ 0x880 │ │ │ │ + │ │ │ │ +00001694 : │ │ │ │ + add ip, pc, #0, 12 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2168]! @ 0x878 │ │ │ │ + │ │ │ │ +000016a0 : │ │ │ │ + add ip, pc, #0, 12 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2160]! @ 0x870 │ │ │ │ + │ │ │ │ +000016ac : │ │ │ │ + add ip, pc, #0, 12 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2152]! @ 0x868 │ │ │ │ + │ │ │ │ +000016b8 : │ │ │ │ + add ip, pc, #0, 12 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2144]! @ 0x860 │ │ │ │ + │ │ │ │ +000016c4 : │ │ │ │ + @ instruction: 0xe7fd4778 │ │ │ │ + add ip, pc, #0, 12 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2132]! @ 0x854 │ │ │ │ + │ │ │ │ +000016d4 : │ │ │ │ + add ip, pc, #0, 12 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2124]! @ 0x84c │ │ │ │ + │ │ │ │ +000016e0 <__fprintf_chk@plt>: │ │ │ │ + add ip, pc, #0, 12 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2116]! @ 0x844 │ │ │ │ + │ │ │ │ +000016ec : │ │ │ │ + add ip, pc, #0, 12 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2108]! @ 0x83c │ │ │ │ + │ │ │ │ +000016f8 : │ │ │ │ + add ip, pc, #0, 12 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2100]! @ 0x834 │ │ │ │ + │ │ │ │ +00001704 <__longjmp_chk@plt>: │ │ │ │ + add ip, pc, #0, 12 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2092]! @ 0x82c │ │ │ │ + │ │ │ │ +00001710 : │ │ │ │ + add ip, pc, #0, 12 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2084]! @ 0x824 │ │ │ │ + │ │ │ │ +0000171c : │ │ │ │ + add ip, pc, #0, 12 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2076]! @ 0x81c │ │ │ │ + │ │ │ │ +00001728 <__ctime64@plt>: │ │ │ │ + add ip, pc, #0, 12 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2068]! @ 0x814 │ │ │ │ + │ │ │ │ +00001734 : │ │ │ │ + add ip, pc, #0, 12 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2060]! @ 0x80c │ │ │ │ + │ │ │ │ +00001740 : │ │ │ │ + add ip, pc, #0, 12 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2052]! @ 0x804 │ │ │ │ + │ │ │ │ +0000174c : │ │ │ │ + add ip, pc, #0, 12 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2044]! @ 0x7fc │ │ │ │ │ │ │ │ -00000864 : │ │ │ │ +00001758 : │ │ │ │ add ip, pc, #0, 12 │ │ │ │ - add ip, ip, #8192 @ 0x2000 │ │ │ │ - ldr pc, [ip, #1828]! @ 0x724 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2036]! @ 0x7f4 │ │ │ │ │ │ │ │ -00000870 : │ │ │ │ +00001764 : │ │ │ │ add ip, pc, #0, 12 │ │ │ │ - add ip, ip, #8192 @ 0x2000 │ │ │ │ - ldr pc, [ip, #1820]! @ 0x71c │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2028]! @ 0x7ec │ │ │ │ │ │ │ │ -0000087c : │ │ │ │ +00001770 : │ │ │ │ add ip, pc, #0, 12 │ │ │ │ - add ip, ip, #8192 @ 0x2000 │ │ │ │ - ldr pc, [ip, #1812]! @ 0x714 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2020]! @ 0x7e4 │ │ │ │ │ │ │ │ -00000888 <__strcpy_chk@plt>: │ │ │ │ +0000177c : │ │ │ │ add ip, pc, #0, 12 │ │ │ │ - add ip, ip, #8192 @ 0x2000 │ │ │ │ - ldr pc, [ip, #1804]! @ 0x70c │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2012]! @ 0x7dc │ │ │ │ │ │ │ │ -00000894 : │ │ │ │ +00001788 : │ │ │ │ add ip, pc, #0, 12 │ │ │ │ - add ip, ip, #8192 @ 0x2000 │ │ │ │ - ldr pc, [ip, #1796]! @ 0x704 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #2004]! @ 0x7d4 │ │ │ │ │ │ │ │ -000008a0 : │ │ │ │ +00001794 : │ │ │ │ add ip, pc, #0, 12 │ │ │ │ - add ip, ip, #8192 @ 0x2000 │ │ │ │ - ldr pc, [ip, #1788]! @ 0x6fc │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #1996]! @ 0x7cc │ │ │ │ │ │ │ │ -000008ac <__gmon_start__@plt>: │ │ │ │ +000017a0 : │ │ │ │ add ip, pc, #0, 12 │ │ │ │ - add ip, ip, #8192 @ 0x2000 │ │ │ │ - ldr pc, [ip, #1780]! @ 0x6f4 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #1988]! @ 0x7c4 │ │ │ │ │ │ │ │ -000008b8 : │ │ │ │ +000017ac : │ │ │ │ add ip, pc, #0, 12 │ │ │ │ - add ip, ip, #8192 @ 0x2000 │ │ │ │ - ldr pc, [ip, #1772]! @ 0x6ec │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #1980]! @ 0x7bc │ │ │ │ │ │ │ │ -000008c4 : │ │ │ │ +000017b8 : │ │ │ │ add ip, pc, #0, 12 │ │ │ │ - add ip, ip, #8192 @ 0x2000 │ │ │ │ - ldr pc, [ip, #1764]! @ 0x6e4 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #1972]! @ 0x7b4 │ │ │ │ │ │ │ │ -000008d0 : │ │ │ │ +000017c4 : │ │ │ │ add ip, pc, #0, 12 │ │ │ │ - add ip, ip, #8192 @ 0x2000 │ │ │ │ - ldr pc, [ip, #1756]! @ 0x6dc │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #1964]! @ 0x7ac │ │ │ │ │ │ │ │ -000008dc : │ │ │ │ +000017d0 : │ │ │ │ add ip, pc, #0, 12 │ │ │ │ - add ip, ip, #8192 @ 0x2000 │ │ │ │ - ldr pc, [ip, #1748]! @ 0x6d4 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #1956]! @ 0x7a4 │ │ │ │ │ │ │ │ -000008e8 : │ │ │ │ +000017dc : │ │ │ │ add ip, pc, #0, 12 │ │ │ │ - add ip, ip, #8192 @ 0x2000 │ │ │ │ - ldr pc, [ip, #1740]! @ 0x6cc │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #1948]! @ 0x79c │ │ │ │ │ │ │ │ -000008f4 <__fprintf_chk@plt>: │ │ │ │ +000017e8 : │ │ │ │ add ip, pc, #0, 12 │ │ │ │ - add ip, ip, #8192 @ 0x2000 │ │ │ │ - ldr pc, [ip, #1732]! @ 0x6c4 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #1940]! @ 0x794 │ │ │ │ │ │ │ │ -00000900 : │ │ │ │ +000017f4 : │ │ │ │ add ip, pc, #0, 12 │ │ │ │ - add ip, ip, #8192 @ 0x2000 │ │ │ │ - ldr pc, [ip, #1724]! @ 0x6bc │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #1932]! @ 0x78c │ │ │ │ │ │ │ │ -0000090c <__ctime64@plt>: │ │ │ │ +00001800 : │ │ │ │ add ip, pc, #0, 12 │ │ │ │ - add ip, ip, #8192 @ 0x2000 │ │ │ │ - ldr pc, [ip, #1716]! @ 0x6b4 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #1924]! @ 0x784 │ │ │ │ │ │ │ │ -00000918 : │ │ │ │ +0000180c : │ │ │ │ add ip, pc, #0, 12 │ │ │ │ - add ip, ip, #8192 @ 0x2000 │ │ │ │ - ldr pc, [ip, #1708]! @ 0x6ac │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #1916]! @ 0x77c │ │ │ │ │ │ │ │ -00000924 : │ │ │ │ +00001818 : │ │ │ │ add ip, pc, #0, 12 │ │ │ │ - add ip, ip, #8192 @ 0x2000 │ │ │ │ - ldr pc, [ip, #1700]! @ 0x6a4 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #1908]! @ 0x774 │ │ │ │ │ │ │ │ -00000930 : │ │ │ │ +00001824 : │ │ │ │ add ip, pc, #0, 12 │ │ │ │ - add ip, ip, #8192 @ 0x2000 │ │ │ │ - ldr pc, [ip, #1692]! @ 0x69c │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #1900]! @ 0x76c │ │ │ │ │ │ │ │ -0000093c : │ │ │ │ +00001830 : │ │ │ │ add ip, pc, #0, 12 │ │ │ │ - add ip, ip, #8192 @ 0x2000 │ │ │ │ - ldr pc, [ip, #1684]! @ 0x694 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #1892]! @ 0x764 │ │ │ │ │ │ │ │ -00000948 <__snprintf_chk@plt>: │ │ │ │ +0000183c <__snprintf_chk@plt>: │ │ │ │ add ip, pc, #0, 12 │ │ │ │ - add ip, ip, #8192 @ 0x2000 │ │ │ │ - ldr pc, [ip, #1676]! @ 0x68c │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #1884]! @ 0x75c │ │ │ │ │ │ │ │ -00000954 <__time64@plt>: │ │ │ │ +00001848 <__time64@plt>: │ │ │ │ add ip, pc, #0, 12 │ │ │ │ - add ip, ip, #8192 @ 0x2000 │ │ │ │ - ldr pc, [ip, #1668]! @ 0x684 │ │ │ │ + add ip, ip, #73728 @ 0x12000 │ │ │ │ + ldr pc, [ip, #1876]! @ 0x754 │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.text {} │ │ │ │ @@ -1,245 +1,245 @@ │ │ │ │ │ │ │ │ │ │ │ │ │ │ │ │ Disassembly of section .text: │ │ │ │ │ │ │ │ -00000960 <.text>: │ │ │ │ +00001858 <.text>: │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl feb57b6c <__time64@plt+0xfeb57218> │ │ │ │ + bl feb58a64 <__time64@plt+0xfeb5721c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r1, #-864]! @ 0xfffffca0 │ │ │ │ stmdacs r2, {r0, r1, r2, r7, ip, sp, pc} │ │ │ │ tstle r8, sp, ror r4 │ │ │ │ stmdbmi pc!, {r0, r1, r3, r9, sl, lr} @ │ │ │ │ ldmdavs r8, {r0, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - svc 0x003ef7ff │ │ │ │ + stc 7, cr15, [lr, #1020] @ 0x3fc │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ stcmi 0, cr13, [ip], #-236 @ 0xffffff14 │ │ │ │ stmdami ip!, {r2, r5, r6, r8, r9, sp} │ │ │ │ ldrbtmi r4, [r8], #-1148 @ 0xfffffb84 │ │ │ │ @ instruction: 0xf7ff6023 │ │ │ │ - @ instruction: 0xb120ef7e │ │ │ │ + smlawblt r0, r2, lr, lr │ │ │ │ tstcs r0, sl, lsl #4 │ │ │ │ - svc 0x003af7ff │ │ │ │ + stc 7, cr15, [sl, #1020] @ 0x3fc │ │ │ │ stmdbmi r7!, {r5, sp, lr} │ │ │ │ - blmi 9c99b0 <__time64@plt+0x9c905c> │ │ │ │ - bmi 9d1b98 <__time64@plt+0x9d1244> │ │ │ │ + blmi 9ca8a8 <__time64@plt+0x9c9060> │ │ │ │ + bmi 9d2a90 <__time64@plt+0x9d1248> │ │ │ │ smlabtmi r1, sp, r9, lr │ │ │ │ stmdbmi r6!, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ stmdami r6!, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ stmib sp, {r0, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldrbtmi r4, [r8], #-1027 @ 0xfffffbfd │ │ │ │ - @ instruction: 0xf7ff9400 │ │ │ │ - blmi 8fc688 <__time64@plt+0x8fbd34> │ │ │ │ + @ instruction: 0xf0039400 │ │ │ │ + blmi 9005d4 <__time64@plt+0x8fed8c> │ │ │ │ andsvs r4, r8, fp, ror r4 │ │ │ │ - @ instruction: 0xf7ffb320 │ │ │ │ - stmdbmi r1!, {r1, r2, r4, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ + @ instruction: 0xf007b320 │ │ │ │ + stmdbmi r1!, {r0, r1, r2, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ ldrbtmi r4, [r9], #-2593 @ 0xfffff5df │ │ │ │ stmib sp, {r0, r5, r8, r9, fp, lr}^ │ │ │ │ ldrbtmi r4, [sl], #-259 @ 0xfffffefd │ │ │ │ ldrbtmi r4, [fp], #-2336 @ 0xfffff6e0 │ │ │ │ - bmi 8251f8 <__time64@plt+0x8248a4> │ │ │ │ + bmi 8260f0 <__time64@plt+0x8248a8> │ │ │ │ stmib sp, {r0, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldrbtmi r4, [sl], #-1024 @ 0xfffffc00 │ │ │ │ - svc 0x0066f7ff │ │ │ │ - svc 0x0070f7ff │ │ │ │ + blx ff33d912 <__time64@plt+0xff33c0ca> │ │ │ │ + stc2 0, cr15, [r0], {5} │ │ │ │ andlt r4, r7, r0, lsr #12 │ │ │ │ ldmdbmi fp, {r4, r5, r8, sl, fp, ip, sp, pc} │ │ │ │ - bmi 713678 <__time64@plt+0x712d24> │ │ │ │ + bmi 714570 <__time64@plt+0x712d28> │ │ │ │ stmdapl r9!, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ stmdavs r8, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf7ff2101 │ │ │ │ - qsub16mi lr, r0, r0 │ │ │ │ - svc 0x004ef7ff │ │ │ │ + strtmi lr, [r0], -sl, ror #29 │ │ │ │ + mcr 7, 4, pc, cr2, cr15, {7} @ │ │ │ │ eorcs r4, pc, #20, 22 @ 0x5000 │ │ │ │ tstcs r1, r6, lsl r8 │ │ │ │ stmiapl fp!, {r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf7ff681b │ │ │ │ - andcs lr, r1, ip, lsl pc │ │ │ │ - svc 0x0042f7ff │ │ │ │ - andeq r2, r0, r4, ror #11 │ │ │ │ - andeq r0, r0, r0, asr sp │ │ │ │ - andeq r2, r0, r4, ror r6 │ │ │ │ - andeq r0, r0, lr, asr #26 │ │ │ │ + andcs lr, r1, r0, lsl #28 │ │ │ │ + mrc 7, 3, APSR_nzcv, cr6, cr15, {7} │ │ │ │ + andeq r2, r1, r8, lsl #11 │ │ │ │ + andeq lr, r0, ip, lsl pc │ │ │ │ + andeq r2, r1, ip, ror r7 │ │ │ │ + andeq lr, r0, sl, lsl pc │ │ │ │ andeq r0, r0, r5, lsl r6 │ │ │ │ andeq r0, r0, r9, asr #6 │ │ │ │ - andeq r0, r0, r8, lsr sp │ │ │ │ - andeq r0, r0, r8, asr #26 │ │ │ │ - andeq r0, r0, sl, asr #26 │ │ │ │ - andeq r2, r0, r0, asr #12 │ │ │ │ - andeq r0, r0, r2, lsl #27 │ │ │ │ + andeq lr, r0, r4, lsl #30 │ │ │ │ + andeq lr, r0, r4, lsl pc │ │ │ │ + andeq lr, r0, r6, lsl pc │ │ │ │ + @ instruction: 0x000127b0 │ │ │ │ + andeq lr, r0, lr, asr #30 │ │ │ │ muleq r0, r7, r1 │ │ │ │ @ instruction: 0x000001b3 │ │ │ │ - andeq r0, r0, r8, ror #26 │ │ │ │ - andeq r0, r0, r2, asr sp │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - muleq r0, r0, fp │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - bleq 3cbc4 <__time64@plt+0x3c270> │ │ │ │ + andeq lr, r0, r4, lsr pc │ │ │ │ + andeq lr, r0, lr, lsl pc │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + muleq r0, ip, lr │ │ │ │ + andeq lr, r0, ip, asr sp │ │ │ │ + @ instruction: 0x0000eebc │ │ │ │ + bleq 3dabc <__time64@plt+0x3c274> │ │ │ │ cdpeq 0, 0, cr15, cr0, cr15, {2} │ │ │ │ strbtmi fp, [sl], -r2, lsl #24 │ │ │ │ strlt fp, [r1], #-1028 @ 0xfffffbfc │ │ │ │ @ instruction: 0xa018f8df │ │ │ │ ldrmi sl, [sl], #773 @ 0x305 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ stmdami r4, {r3, sl, ip, sp, pc} │ │ │ │ andeq pc, r0, sl, asr r8 @ │ │ │ │ - mcr 7, 5, pc, cr6, cr15, {7} @ │ │ │ │ - svc 0x003cf7ff │ │ │ │ - @ instruction: 0x000024b0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - ldr r3, [pc, #20] @ ad0 <__time64@plt+0x17c> │ │ │ │ - ldr r2, [pc, #20] @ ad4 <__time64@plt+0x180> │ │ │ │ + ldcl 7, cr15, [r6], #1020 @ 0x3fc │ │ │ │ + svc 0x002ef7ff │ │ │ │ + andeq r2, r1, r4, asr r4 │ │ │ │ + andeq r0, r0, ip, ror #3 │ │ │ │ + ldr r3, [pc, #20] @ 19c8 <__time64@plt+0x180> │ │ │ │ + ldr r2, [pc, #20] @ 19cc <__time64@plt+0x184> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ cmp r2, #0 │ │ │ │ bxeq lr │ │ │ │ - b 8ac <__gmon_start__@plt> │ │ │ │ - muleq r0, r8, r4 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - blmi 1d2af8 <__time64@plt+0x1d21a4> │ │ │ │ + b 15e8 <__gmon_start__@plt> │ │ │ │ + andeq r2, r1, ip, lsr r4 │ │ │ │ + andeq r0, r0, r0, ror #3 │ │ │ │ + blmi 1d39f0 <__time64@plt+0x1d21a8> │ │ │ │ ldrbtmi r4, [r8], #-2567 @ 0xfffff5f9 │ │ │ │ ldrbtmi r4, [sl], #-1147 @ 0xfffffb85 │ │ │ │ andle r4, r3, r3, lsl #5 │ │ │ │ ldmpl r3, {r0, r2, r8, r9, fp, lr}^ │ │ │ │ ldrmi fp, [r8, -r3, lsl #2] │ │ │ │ svclt 0x00004770 │ │ │ │ - andeq r2, r0, sl, lsr #10 │ │ │ │ - andeq r2, r0, r8, lsr #10 │ │ │ │ - andeq r2, r0, r6, ror r4 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - blmi 252b2c <__time64@plt+0x2521d8> │ │ │ │ - bmi 251cf0 <__time64@plt+0x25139c> │ │ │ │ - bne 6d1d00 <__time64@plt+0x6d13ac> │ │ │ │ + muleq r1, sl, r6 │ │ │ │ + muleq r1, r8, r6 │ │ │ │ + andeq r2, r1, sl, lsl r4 │ │ │ │ + @ instruction: 0x000001bc │ │ │ │ + blmi 253a24 <__time64@plt+0x2521dc> │ │ │ │ + bmi 252be8 <__time64@plt+0x2513a0> │ │ │ │ + bne 6d2bf8 <__time64@plt+0x6d13b0> │ │ │ │ svceq 0x00d9447a │ │ │ │ @ instruction: 0x01a3eb01 │ │ │ │ andle r1, r3, r9, asr #32 │ │ │ │ ldmpl r3, {r0, r2, r8, r9, fp, lr}^ │ │ │ │ ldrmi fp, [r8, -r3, lsl #2] │ │ │ │ svclt 0x00004770 │ │ │ │ - andeq r2, r0, r0, lsl #10 │ │ │ │ - strdeq r2, [r0], -ip │ │ │ │ - andeq r2, r0, r8, asr #8 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - blmi 2adf60 <__time64@plt+0x2ad60c> │ │ │ │ + andeq r2, r1, r0, ror r6 │ │ │ │ + andeq r2, r1, ip, ror #12 │ │ │ │ + andeq r2, r1, ip, ror #7 │ │ │ │ + andeq r0, r0, r0, lsl #4 │ │ │ │ + blmi 2aee58 <__time64@plt+0x2ad610> │ │ │ │ ldrbtmi r4, [fp], #-2570 @ 0xfffff5f6 │ │ │ │ ldmdavc fp, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ - blmi 26f0f8 <__time64@plt+0x26e7a4> │ │ │ │ + blmi 26fff0 <__time64@plt+0x26e7a8> │ │ │ │ ldrdlt r5, [r3, -r3]! │ │ │ │ ldrbtmi r4, [fp], #-2824 @ 0xfffff4f8 │ │ │ │ @ instruction: 0xf7ff6818 │ │ │ │ - @ instruction: 0xf7ffee5c │ │ │ │ - blmi 1c0a5c <__time64@plt+0x1c0108> │ │ │ │ + @ instruction: 0xf7ffecac │ │ │ │ + blmi 1c1954 <__time64@plt+0x1c010c> │ │ │ │ ldrbtmi r2, [fp], #-513 @ 0xfffffdff │ │ │ │ stclt 0, cr7, [r8, #-104] @ 0xffffff98 │ │ │ │ - andeq r2, r0, sl, asr #9 │ │ │ │ - andeq r2, r0, r8, lsl r4 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x000024b2 │ │ │ │ - andeq r2, r0, sl, lsr #9 │ │ │ │ + andeq r2, r1, sl, lsr r6 │ │ │ │ + @ instruction: 0x000123bc │ │ │ │ + @ instruction: 0x000001b8 │ │ │ │ + @ instruction: 0x000125ba │ │ │ │ + andeq r2, r1, sl, lsl r6 │ │ │ │ svclt 0x0000e7c4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ - bl feb57d88 <__time64@plt+0xfeb57434> │ │ │ │ + bl feb58c80 <__time64@plt+0xfeb57438> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi c4b70 <__time64@plt+0xc421c> │ │ │ │ + blmi c5a68 <__time64@plt+0xc4220> │ │ │ │ ldmdavs r8, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ - mrc 7, 2, APSR_nzcv, cr4, cr15, {7} │ │ │ │ + ldc2 0, cr15, [ip, #-12]! │ │ │ │ stclt 0, cr2, [r8, #-0] │ │ │ │ - andeq r2, r0, r0, lsl #9 │ │ │ │ + strdeq r2, [r1], -r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ - bl feb57da8 <__time64@plt+0xfeb57454> │ │ │ │ + bl feb58ca0 <__time64@plt+0xfeb57458> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi c4b90 <__time64@plt+0xc423c> │ │ │ │ + blmi c5a88 <__time64@plt+0xc4240> │ │ │ │ ldmdavs r8, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ - mcr 7, 2, pc, cr4, cr15, {7} @ │ │ │ │ + stc2 0, cr15, [ip, #-12]! │ │ │ │ stclt 0, cr2, [r8, #-0] │ │ │ │ - andeq r2, r0, r0, ror #8 │ │ │ │ + ldrdeq r2, [r1], -r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl feb57dc8 <__time64@plt+0xfeb57474> │ │ │ │ + bl feb58cc0 <__time64@plt+0xfeb57478> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - bmi 484bb0 <__time64@plt+0x48425c> │ │ │ │ + bmi 485aa8 <__time64@plt+0x484260> │ │ │ │ ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ cmplt r3, r3, asr r8 │ │ │ │ svclt 0x00044283 │ │ │ │ subsvs r6, r3, r3, lsl #16 │ │ │ │ ldrmi sp, [sl], -r5 │ │ │ │ adcmi r6, r3, #1769472 @ 0x1b0000 │ │ │ │ - blcs 34c34 <__time64@plt+0x342e0> │ │ │ │ + blcs 35b2c <__time64@plt+0x342e4> │ │ │ │ stmdavs r0!, {r0, r3, r4, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ - @ instruction: 0xf7ffb108 │ │ │ │ - stmiavs r0!, {r2, r4, r5, r9, sl, fp, sp, lr, pc} │ │ │ │ - @ instruction: 0xf7ffb108 │ │ │ │ - stmiavs r0!, {r4, r5, r9, sl, fp, sp, lr, pc}^ │ │ │ │ - @ instruction: 0xf7ffb108 │ │ │ │ - strtmi lr, [r0], -ip, lsr #28 │ │ │ │ - mcr 7, 1, pc, cr8, cr15, {7} @ │ │ │ │ + @ instruction: 0xf00db108 │ │ │ │ + stmiavs r0!, {r0, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf00db108 │ │ │ │ + stmiavs r0!, {r0, r2, r3, r4, r5, r7, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ + @ instruction: 0xf00db108 │ │ │ │ + @ instruction: 0x4620fbb9 │ │ │ │ + blx fedbdb3a <__time64@plt+0xfedbc2f2> │ │ │ │ ldclt 0, cr2, [r0, #-0] │ │ │ │ andsvs r6, r3, r3, lsr #16 │ │ │ │ svclt 0x0000e7eb │ │ │ │ - andeq r2, r0, lr, lsr r4 │ │ │ │ + andeq r2, r1, lr, lsr #11 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d8f8cc │ │ │ │ strmi fp, [r6], -r4, lsl #1 │ │ │ │ strmi fp, [ip], -r1, lsl #7 │ │ │ │ @ instruction: 0xf7ff6848 │ │ │ │ - @ instruction: 0xf500ee4e │ │ │ │ - @ instruction: 0xf7ff5080 │ │ │ │ - @ instruction: 0x4605ee1a │ │ │ │ + @ instruction: 0xf500ed7c │ │ │ │ + @ instruction: 0xf00d5080 │ │ │ │ + strmi pc, [r5], -fp, ror #22 │ │ │ │ andseq pc, r8, r4, lsl #2 │ │ │ │ @ instruction: 0xf8d46867 │ │ │ │ @ instruction: 0xf7ff8010 │ │ │ │ - blmi a7c5d4 <__time64@plt+0xa7bc80> │ │ │ │ + blmi a7d314 <__time64@plt+0xa7bacc> │ │ │ │ vst1.8 {d18-d21}, [pc], r1 │ │ │ │ stmib sp, {r7, r8, ip, lr}^ │ │ │ │ ldrbtmi r8, [fp], #-2 │ │ │ │ stmib sp, {r3, r5, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf04f3700 │ │ │ │ @ instruction: 0xf7ff33ff │ │ │ │ - @ instruction: 0x4628ee70 │ │ │ │ - mrc 7, 1, APSR_nzcv, cr0, cr15, {7} │ │ │ │ + strtmi lr, [r8], -lr, ror #28 │ │ │ │ + ldcl 7, cr15, [lr, #-1020] @ 0xfffffc04 │ │ │ │ strmi r2, [r2], -r0, lsl #6 │ │ │ │ ldrtmi r4, [r0], -r9, lsr #12 │ │ │ │ - mcr 7, 3, pc, cr0, cr15, {7} @ │ │ │ │ - @ instruction: 0xf7ff4628 │ │ │ │ - stmiavs r0!, {r2, r3, r5, r6, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ + mrc 7, 2, APSR_nzcv, cr8, cr15, {7} │ │ │ │ + @ instruction: 0xf00d4628 │ │ │ │ + stmiavs r0!, {r0, r3, r4, r5, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ stmdavc r3, {r3, r8, ip, sp, pc} │ │ │ │ andlt fp, r4, fp, lsl #19 │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ ldrbtmi r4, [fp], #-2841 @ 0xfffff4e7 │ │ │ │ stccs 8, cr6, [r0], {92} @ 0x5c │ │ │ │ @ instruction: 0x4621d0f7 │ │ │ │ @ instruction: 0xf7ff4630 │ │ │ │ stmdavs r4!, {r0, r1, r3, r4, r5, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ mvnsle r2, r0, lsl #24 │ │ │ │ pop {r2, ip, sp, pc} │ │ │ │ @ instruction: 0xf7ff81f0 │ │ │ │ - @ instruction: 0xf500ee10 │ │ │ │ - @ instruction: 0xf7ff5080 │ │ │ │ - blmi 43c430 <__time64@plt+0x43badc> │ │ │ │ + @ instruction: 0xf500ed3e │ │ │ │ + @ instruction: 0xf00d5080 │ │ │ │ + blmi 44086c <__time64@plt+0x43f024> │ │ │ │ vst2.32 {d22-d23}, [pc :128], r2 │ │ │ │ strmi r5, [r4], -r0, lsl #3 │ │ │ │ stmib sp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf04f3200 │ │ │ │ andcs r3, r1, #-67108861 @ 0xfc000003 │ │ │ │ - mrc 7, 1, APSR_nzcv, cr10, cr15, {7} │ │ │ │ + mrc 7, 1, APSR_nzcv, cr8, cr15, {7} │ │ │ │ @ instruction: 0xf7ff4620 │ │ │ │ - movwcs lr, #3580 @ 0xdfc │ │ │ │ + movwcs lr, #3370 @ 0xd2a │ │ │ │ strtmi r4, [r1], -r2, lsl #12 │ │ │ │ @ instruction: 0xf7ff4630 │ │ │ │ - strtmi lr, [r0], -ip, lsr #28 │ │ │ │ + strtmi lr, [r0], -r4, lsr #28 │ │ │ │ pop {r2, ip, sp, pc} │ │ │ │ - @ instruction: 0xf7ff41f0 │ │ │ │ - svclt 0x0000bdb1 │ │ │ │ - andeq r0, r0, lr, lsl r9 │ │ │ │ - andeq r2, r0, sl, ror r3 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xf00d41f0 │ │ │ │ + svclt 0x0000bb41 │ │ │ │ + andeq lr, r0, sl, ror #21 │ │ │ │ + andeq r2, r1, sl, ror #9 │ │ │ │ + muleq r0, ip, sl │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ ldceq 8, cr15, [r0], {204} @ 0xcc │ │ │ │ ldcpl 5, cr15, [sl, #692] @ 0x2b4 │ │ │ │ @@ -249,174 +249,174 @@ │ │ │ │ @ instruction: 0xf50d734b │ │ │ │ @ instruction: 0x9104549a │ │ │ │ ldmibmi r6, {r2, sl, ip, sp} │ │ │ │ stmdavs r9, {r0, r6, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f6021 │ │ │ │ andsvs r0, pc, r0, lsl #2 │ │ │ │ ldrbtmi r4, [fp], #-2963 @ 0xfffff46d │ │ │ │ - bcs 1cdc8 <__time64@plt+0x1c474> │ │ │ │ + bcs 1dcc0 <__time64@plt+0x1c478> │ │ │ │ adchi pc, r8, r0 │ │ │ │ @ instruction: 0x46157813 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ vhadd.s8 d24, d22, d19 │ │ │ │ vmlsl.s8 q10, d7, d29 │ │ │ │ @ instruction: 0xf6464a61 │ │ │ │ vqdmlsl.s , d6, d29 │ │ │ │ ldrtmi r6, [r9], lr, ror #22 │ │ │ │ @ instruction: 0xf10dacd1 │ │ │ │ - blge 282de4 <__time64@plt+0x282490> │ │ │ │ + blge 283cdc <__time64@plt+0x282494> │ │ │ │ strbmi r9, [r2], -r5, lsl #6 │ │ │ │ strtmi r4, [r8], -r1, lsr #12 │ │ │ │ - ldc 7, cr15, [r6, #1020]! @ 0x3fc │ │ │ │ + ldc2 0, cr15, [r8, #-48] @ 0xffffffd0 │ │ │ │ rsble r2, sp, r0, lsl #16 │ │ │ │ stccc 8, cr15, [r4], {22} │ │ │ │ cmnle r9, sp, lsr #22 │ │ │ │ ldrbmi r6, [r3, #-2083] @ 0xfffff7dd │ │ │ │ stmdavs r3!, {r1, r4, r6, ip, lr, pc} │ │ │ │ subsle r4, r7, fp, asr r5 │ │ │ │ movweq lr, #31321 @ 0x7a59 │ │ │ │ addshi pc, r4, r0 │ │ │ │ @ instruction: 0xf04f4b7d │ │ │ │ ldrbtmi r0, [fp], #-2048 @ 0xfffff800 │ │ │ │ stccs 8, cr6, [r0, #-372] @ 0xfffffe8c │ │ │ │ stmdavs r9!, {r0, r3, r5, r6, ip, lr, pc}^ │ │ │ │ @ instruction: 0xf7ff4620 │ │ │ │ - cmplt r0, r8, lsr #26 │ │ │ │ + hvclt 3768 @ 0xeb8 │ │ │ │ stccs 8, cr6, [r0, #-180] @ 0xffffff4c │ │ │ │ stmdavs r9!, {r0, r5, r6, ip, lr, pc}^ │ │ │ │ @ instruction: 0xf7ff4620 │ │ │ │ - stmdacs r0, {r5, r8, sl, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r4, r5, r6, r8, r9, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf1b9d1f6 │ │ │ │ andle r0, sl, r0, lsl #30 │ │ │ │ @ instruction: 0xf04f9b04 │ │ │ │ mrcvs 0, 0, r3, cr11, cr15, {7} │ │ │ │ - blvs fe62d1e8 <__time64@plt+0xfe62c894> │ │ │ │ + blvs fe62e0e0 <__time64@plt+0xfe62c898> │ │ │ │ stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7ff4629 │ │ │ │ clzlt pc, fp @ │ │ │ │ @ instruction: 0xf04f9b04 │ │ │ │ mrcvs 0, 0, r3, cr11, cr15, {7} │ │ │ │ - blvs fe62d200 <__time64@plt+0xfe62c8ac> │ │ │ │ + blvs fe62e0f8 <__time64@plt+0xfe62c8b0> │ │ │ │ tstlt r9, r9, ror #17 │ │ │ │ - bcs 1b2a4 <__time64@plt+0x1a950> │ │ │ │ + bcs 1c19c <__time64@plt+0x1a954> │ │ │ │ adchi pc, pc, r0, asr #32 │ │ │ │ stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ ldrbtmi r4, [r9], #-2405 @ 0xfffff69b │ │ │ │ - blcs 1ee38 <__time64@plt+0x1e4e4> │ │ │ │ + blcs 1fd30 <__time64@plt+0x1e4e8> │ │ │ │ adchi pc, r3, r0, asr #32 │ │ │ │ @ instruction: 0xf50d4a63 │ │ │ │ - blmi 1795480 <__time64@plt+0x1794b2c> │ │ │ │ + blmi 1796378 <__time64@plt+0x1794b30> │ │ │ │ ldrbtmi r3, [sl], #-260 @ 0xfffffefc │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r6, sl, fp, lsl #16 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ adchi pc, lr, r0, asr #32 │ │ │ │ @ instruction: 0xf50d4640 │ │ │ │ mullt r3, sl, sp │ │ │ │ svchi 0x00f0e8bd │ │ │ │ - blcs 18630c8 <__time64@plt+0x1862774> │ │ │ │ + blcs 1863fc0 <__time64@plt+0x1862778> │ │ │ │ strcc fp, [r1, -r8, lsl #30] │ │ │ │ stmdavs r3!, {r0, r3, r4, r7, ip, lr, pc} │ │ │ │ @ instruction: 0xd1a7455b │ │ │ │ - blcs 1be30d8 <__time64@plt+0x1be2784> │ │ │ │ + blcs 1be3fd0 <__time64@plt+0x1be2788> │ │ │ │ strbmi sp, [r2], -r4, lsr #3 │ │ │ │ strtmi r4, [r8], -r1, lsr #12 │ │ │ │ stmdbeq r1, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ - stcl 7, cr15, [r8, #-1020] @ 0xfffffc04 │ │ │ │ + stc2 0, cr15, [sl], #48 @ 0x30 │ │ │ │ orrsle r2, r1, r0, lsl #16 │ │ │ │ movweq lr, #31321 @ 0x7a59 │ │ │ │ @ instruction: 0xf816d030 │ │ │ │ - blcs fe7c <__time64@plt+0xf528> │ │ │ │ + blcs 10d74 <__time64@plt+0xf52c> │ │ │ │ mcrmi 1, 2, sp, cr13, cr8, {4} │ │ │ │ ldrbtmi r4, [lr], #-3405 @ 0xfffff2b3 │ │ │ │ mcrgt 4, 0, r4, cr15, cr13, {3} │ │ │ │ ldm r6, {r0, r1, r2, r3, r8, sl, lr, pc} │ │ │ │ strgt r0, [r3, #-7] │ │ │ │ stmdbmi sl, {r1, r3, r5, ip, sp, lr}^ │ │ │ │ orrpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ andcs r4, r1, #4784128 @ 0x490000 │ │ │ │ stmib sp, {r0, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldrbtmi r1, [r8], #-1024 @ 0xfffffc00 │ │ │ │ @ instruction: 0xf7ff4619 │ │ │ │ - @ instruction: 0xf04fed5a │ │ │ │ + @ instruction: 0xf04fed58 │ │ │ │ @ instruction: 0xe7b138ff │ │ │ │ @ instruction: 0xf04f9b04 │ │ │ │ mrcvs 5, 0, r3, cr11, cr15, {7} │ │ │ │ - blvs fe76d2b8 <__time64@plt+0xfe76c964> │ │ │ │ + blvs fe76e1b0 <__time64@plt+0xfe76c968> │ │ │ │ ldrbtmi r4, [fp], #-2881 @ 0xfffff4bf │ │ │ │ teqlt r4, ip, asr r8 │ │ │ │ strtmi r4, [r8], -r1, lsr #12 │ │ │ │ mrc2 7, 5, pc, cr0, cr15, {7} │ │ │ │ stccs 8, cr6, [r0], {36} @ 0x24 │ │ │ │ @ instruction: 0xf04fd1f8 │ │ │ │ str r0, [r3, r0, lsl #16]! │ │ │ │ @ instruction: 0xf04f9b04 │ │ │ │ mrcvs 2, 0, r3, cr11, cr15, {7} │ │ │ │ - blvs fe6ad2e0 <__time64@plt+0xfe6ac98c> │ │ │ │ + blvs fe6ae1d8 <__time64@plt+0xfe6ac990> │ │ │ │ @ instruction: 0x46214b38 │ │ │ │ svcge 0x006d9805 │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ movwls r4, #12891 @ 0x325b │ │ │ │ movtvc pc, #46502 @ 0xb5a6 @ │ │ │ │ strbvc pc, [sl], -r6, lsr #11 @ │ │ │ │ svcne 0x00066032 │ │ │ │ movwcs r6, #2074 @ 0x81a │ │ │ │ strls r3, [r2], -r8, lsl #16 │ │ │ │ strtmi r9, [sl], #-0 │ │ │ │ smladls r1, r8, r6, r4 │ │ │ │ - ldcl 7, cr15, [r4], #-1020 @ 0xfffffc04 │ │ │ │ - bleq 3d5c8 <__time64@plt+0x3cc74> │ │ │ │ + blx 193de2a <__time64@plt+0x193c5e2> │ │ │ │ + bleq 3e4c0 <__time64@plt+0x3cc78> │ │ │ │ svcge 0x007af77f │ │ │ │ ldrdls pc, [ip], pc @ │ │ │ │ stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ strbmi r3, [r4], -r4, lsl #28 │ │ │ │ strd r4, [sp], -r9 │ │ │ │ ldmcc pc!, {r0, r1, r2, r3, r6, ip, sp, lr, pc}^ @ │ │ │ │ - @ instruction: 0xf7ff4628 │ │ │ │ - @ instruction: 0xf857ec9c │ │ │ │ + @ instruction: 0xf00d4628 │ │ │ │ + @ instruction: 0xf857fa29 │ │ │ │ tstlt r8, r4, lsr #32 │ │ │ │ - ldc 7, cr15, [r6], {255} @ 0xff │ │ │ │ + blx 93de5c <__time64@plt+0x93c614> │ │ │ │ strmi r3, [r3, #1025]! @ 0x401 │ │ │ │ svcge 0x0066f43f │ │ │ │ svcpl 0x0004f856 │ │ │ │ rscsle r2, r2, r0, lsl #26 │ │ │ │ mulcc r0, r9, r8 │ │ │ │ mvnle r2, r0, lsl #22 │ │ │ │ addpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ strbmi r4, [r8], -r9, lsr #12 │ │ │ │ - ldc 7, cr15, [ip], {255} @ 0xff │ │ │ │ + bl fe3bfe48 <__time64@plt+0xfe3be600> │ │ │ │ stmdals r4, {r1, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ - stcl 7, cr15, [r0], #1020 @ 0x3fc │ │ │ │ + ldc2l 0, cr15, [lr], #4 │ │ │ │ movwcs lr, #1880 @ 0x758 │ │ │ │ - stcl 7, cr15, [lr], #1020 @ 0x3fc │ │ │ │ + stcl 7, cr15, [r6], #1020 @ 0x3fc │ │ │ │ addsmi r6, r8, #704512 @ 0xac000 │ │ │ │ svcge 0x004af43f │ │ │ │ vst2.8 {d20,d22}, [pc :64], r4 │ │ │ │ stmdavs r8!, {r7, r8, r9, ip, lr}^ │ │ │ │ ldrbtmi r2, [r9], #-513 @ 0xfffffdff │ │ │ │ andne lr, r0, sp, asr #19 │ │ │ │ @ instruction: 0x46194811 │ │ │ │ @ instruction: 0xf7ff4478 │ │ │ │ - str lr, [r8, r4, ror #25] │ │ │ │ - stcl 7, cr15, [r0], #-1020 @ 0xfffffc04 │ │ │ │ - andeq r2, r0, r6, lsr r2 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - ldrdeq r2, [r0], -r2 @ │ │ │ │ - andeq r2, r0, sl, ror #4 │ │ │ │ - andeq r2, r0, r2, lsl r2 │ │ │ │ - andeq r2, r0, r2, asr #2 │ │ │ │ - andeq r0, r0, r2, asr #14 │ │ │ │ - andeq r2, r0, r4, lsr #3 │ │ │ │ - andeq r0, r0, r8, ror #14 │ │ │ │ - andeq r2, r0, r6, lsl #3 │ │ │ │ - andeq r2, r0, r2, ror #2 │ │ │ │ - andeq r2, r0, ip, lsr #2 │ │ │ │ - andeq r2, r0, r0, lsl #2 │ │ │ │ - andeq r0, r0, sl, asr r6 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ + str lr, [r8, r2, ror #25] │ │ │ │ + bl bfe80 <__time64@plt+0xbe638> │ │ │ │ + ldrdeq r2, [r1], -sl │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + andeq r2, r1, r2, asr #8 │ │ │ │ + ldrdeq r2, [r1], -sl │ │ │ │ + andeq r2, r1, r2, lsl #7 │ │ │ │ + andeq r2, r1, r6, ror #1 │ │ │ │ + andeq lr, r0, lr, lsl #18 │ │ │ │ + andeq r2, r1, r4, lsl r3 │ │ │ │ + andeq lr, r0, r4, lsr r9 │ │ │ │ + strdeq r2, [r1], -r6 │ │ │ │ + ldrdeq r2, [r1], -r2 @ │ │ │ │ + andeq r2, r1, r4, lsr r2 │ │ │ │ + andeq r2, r1, r0, ror r2 │ │ │ │ + andeq lr, r0, r6, lsr #16 │ │ │ │ + andeq r2, r1, r8, lsl #4 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ cdpmi 4, 12, cr15, cr0, cr15, {2} │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ vmlaeq.f64 d14, d30, d28 │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ @@ -443,16 +443,16 @@ │ │ │ │ andvs r6, fp, fp, lsl r8 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ orrmi pc, r6, #54525952 @ 0x3400000 │ │ │ │ @ instruction: 0xf50d447a │ │ │ │ cmncc r8, #-1073741786 @ 0xc0000026 │ │ │ │ tstcc r8, r8, lsl #6 │ │ │ │ andsvc r2, r3, r0, lsl #6 │ │ │ │ - bne b7e96c <__time64@plt+0xb7e018> │ │ │ │ - bvs 1bbdb70 <__time64@plt+0x1bbd21c> │ │ │ │ + bne b7f864 <__time64@plt+0xb7e01c> │ │ │ │ + bvs 1bbea68 <__time64@plt+0x1bbd220> │ │ │ │ @ instruction: 0xf8059a08 │ │ │ │ @ instruction: 0xf50d3c04 │ │ │ │ @ instruction: 0xf8077b59 │ │ │ │ strls r3, [r6, #-3076] @ 0xfffff3fc │ │ │ │ strls r4, [sl, -r5, lsl #12] │ │ │ │ strmi pc, [sp, -r6, asr #4]! │ │ │ │ strbmi pc, [r1, -r7, asr #5]! @ │ │ │ │ @@ -460,99 +460,99 @@ │ │ │ │ @ instruction: 0xf8023c04 │ │ │ │ movwls r3, #52228 @ 0xcc04 │ │ │ │ msrmi CPSR_fsc, #1610612740 @ 0x60000004 │ │ │ │ msrmi SPSR_sc, #207618048 @ 0xc600000 │ │ │ │ movwls r9, #28942 @ 0x710e │ │ │ │ msrcc CPSR_fsc, #1879048196 @ 0x70000004 │ │ │ │ msrvs SPSR_sc, #207618048 @ 0xc600000 │ │ │ │ - blge 6a5cbc <__time64@plt+0x6a5368> │ │ │ │ + blge 6a6bb4 <__time64@plt+0x6a536c> │ │ │ │ strtmi r9, [sl], -sp, lsl #6 │ │ │ │ @ instruction: 0x46204659 │ │ │ │ - stc 7, cr15, [r4], #-1020 @ 0xfffffc04 │ │ │ │ + blx fe1bdfce <__time64@plt+0xfe1bc786> │ │ │ │ stccs 8, cr15, [r4], {22} │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ - bcs b612c8 <__time64@plt+0xb60974> │ │ │ │ + bcs b621c0 <__time64@plt+0xb60978> │ │ │ │ addhi pc, r3, r0, asr #32 │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ strhtle r4, [sl], #-43 @ 0xffffffd5 │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ @ instruction: 0xf0004543 │ │ │ │ @ instruction: 0xf8db80a1 │ │ │ │ strbmi r3, [fp, #-0] │ │ │ │ adchi pc, r5, r0 │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ @ instruction: 0xf0004553 │ │ │ │ @ instruction: 0xf8db80b5 │ │ │ │ - bls 1cd0e0 <__time64@plt+0x1cc78c> │ │ │ │ + bls 1cdfd8 <__time64@plt+0x1cc790> │ │ │ │ @ instruction: 0xf0004293 │ │ │ │ - bls 2613d4 <__time64@plt+0x260a80> │ │ │ │ + bls 2622cc <__time64@plt+0x260a84> │ │ │ │ @ instruction: 0xf0004293 │ │ │ │ @ instruction: 0xf50d80be │ │ │ │ vst3.32 {d20,d22,d24}, [pc :128], r6 │ │ │ │ strbcc r5, [r4, #-640]! @ 0xfffffd80 │ │ │ │ @ instruction: 0x46284659 │ │ │ │ strbvc pc, [sl], -r6, lsr #11 @ │ │ │ │ - bl ff13f100 <__time64@plt+0xff13e7ac> │ │ │ │ + b fedbfff8 <__time64@plt+0xfedbe7b0> │ │ │ │ ldmdavs r2!, {r1, r2, r3, r8, r9, fp, ip, pc} │ │ │ │ stccc 8, cr15, [r4], {19} │ │ │ │ stmdbeq r2, {r2, r8, r9, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ @ instruction: 0xf50d8121 │ │ │ │ strbmi r4, [sl], -r7, asr #1 │ │ │ │ @ instruction: 0x46293010 │ │ │ │ stmdavs r0, {r0, r2, r4, r5, r6, r9, sl, fp, sp, pc} │ │ │ │ stmdals fp, {r0, ip, pc} │ │ │ │ ldmmi ip, {ip, pc}^ │ │ │ │ stmdavs r0, {r3, r4, r5, r6, sl, lr} │ │ │ │ stmdals sp, {r2, ip, pc} │ │ │ │ stmdacc r4!, {r1, r9, sl, ip, pc} │ │ │ │ ldrmi r9, [r8], -r3 │ │ │ │ - bl fecbf13c <__time64@plt+0xfecbe7e8> │ │ │ │ + blx ffa3e066 <__time64@plt+0xffa3c81e> │ │ │ │ @ instruction: 0xf1ba4682 │ │ │ │ ldcle 15, cr0, [sl, #-0] │ │ │ │ @ instruction: 0xf04f9b0d │ │ │ │ ldclmi 8, cr0, [r4] │ │ │ │ @ instruction: 0xf1a34647 │ │ │ │ ldrbtmi r0, [sp], #-1064 @ 0xfffffbd8 │ │ │ │ and r4, ip, r1, lsr #13 │ │ │ │ ldmcc pc!, {r0, r1, r2, r3, r6, ip, sp, lr, pc}^ @ │ │ │ │ - @ instruction: 0xf7ff4620 │ │ │ │ - @ instruction: 0xf856eb7c │ │ │ │ + @ instruction: 0xf00d4620 │ │ │ │ + @ instruction: 0xf856f909 │ │ │ │ tstlt r8, r7, lsr #32 │ │ │ │ - bl 1dbf16c <__time64@plt+0x1dbe818> │ │ │ │ + @ instruction: 0xf904f00d │ │ │ │ ldrmi r3, [sl, #1793]! @ 0x701 │ │ │ │ @ instruction: 0xf859d025 │ │ │ │ stccs 15, cr4, [r0], {4} │ │ │ │ stmdavc fp!, {r0, r1, r4, r5, r6, r7, ip, lr, pc} │ │ │ │ mvnle r2, r0, lsl #22 │ │ │ │ addpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ strtmi r4, [r8], -r1, lsr #12 │ │ │ │ - bl 1fbf18c <__time64@plt+0x1fbe838> │ │ │ │ + b 1c40084 <__time64@plt+0x1c3e83c> │ │ │ │ @ instruction: 0xf8bbe7e4 │ │ │ │ - blcs 184d1a8 <__time64@plt+0x184c854> │ │ │ │ - blls 1b57dc <__time64@plt+0x1b4e88> │ │ │ │ + blcs 184e0a0 <__time64@plt+0x184c858> │ │ │ │ + blls 1b66d4 <__time64@plt+0x1b4e8c> │ │ │ │ strtmi r4, [r0], -sl, lsr #12 │ │ │ │ - @ instruction: 0xf7ff1f19 │ │ │ │ - strtmi lr, [sl], -r4, lsr #23 │ │ │ │ + @ instruction: 0xf00c1f19 │ │ │ │ + strtmi pc, [sl], -r5, lsl #22 │ │ │ │ @ instruction: 0x46204659 │ │ │ │ - bl fe7bf1ac <__time64@plt+0xfe7be858> │ │ │ │ + blx 3e0da <__time64@plt+0x3c892> │ │ │ │ stccs 8, cr15, [r4], {22} │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ - bcs 2cfa4 <__time64@plt+0x2c650> │ │ │ │ + bcs 2de9c <__time64@plt+0x2c654> │ │ │ │ @ instruction: 0xf04fd197 │ │ │ │ - blls 1831c4 <__time64@plt+0x182870> │ │ │ │ + blls 1840bc <__time64@plt+0x182874> │ │ │ │ stccc 8, cr15, [r4], {19} │ │ │ │ cmnle r5, r0, lsl #22 │ │ │ │ @ instruction: 0xf8139b08 │ │ │ │ - blcs 101e4 <__time64@plt+0xf890> │ │ │ │ + blcs 110dc <__time64@plt+0xf894> │ │ │ │ ldmibmi r3!, {r0, r3, r4, r6, r8, ip, lr, pc} │ │ │ │ stmdavc fp, {r0, r3, r4, r5, r6, sl, lr} │ │ │ │ cmple r0, r0, lsl #22 │ │ │ │ @ instruction: 0xf50d4ab1 │ │ │ │ - blmi fead1900 <__time64@plt+0xfead0fac> │ │ │ │ + blmi fead27f8 <__time64@plt+0xfead0fb0> │ │ │ │ ldrbtmi r3, [sl], #-356 @ 0xfffffe9c │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r6, sl, fp, lsl #16 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ cmpphi r7, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf50d4640 │ │ │ │ andslt r4, fp, r6, asr #27 │ │ │ │ @@ -563,180 +563,14624 @@ │ │ │ │ @ instruction: 0xf47f454b │ │ │ │ ldmdavs r2!, {r0, r1, r3, r4, r6, r8, r9, sl, fp, sp, pc} │ │ │ │ msrne SPSR_fs, #1610612740 @ 0x60000004 │ │ │ │ msrpl SPSR_xc, #1610612748 @ 0x6000000c │ │ │ │ @ instruction: 0xf47f429a │ │ │ │ ldmdbvc r3!, {r0, r1, r4, r6, r8, r9, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ - blls 1acf70 <__time64@plt+0x1ac61c> │ │ │ │ + blls 1ade68 <__time64@plt+0x1ac620> │ │ │ │ strtmi r4, [r0], -sl, lsr #12 │ │ │ │ - @ instruction: 0xf7ff1f19 │ │ │ │ - movwcs lr, #7000 @ 0x1b58 │ │ │ │ + @ instruction: 0xf00c1f19 │ │ │ │ + movwcs pc, #6841 @ 0x1ab9 @ │ │ │ │ str r9, [sl, -ip, lsl #6]! │ │ │ │ @ instruction: 0x3004f8bb │ │ │ │ @ instruction: 0xf47f2b6f │ │ │ │ - blls 2acf68 <__time64@plt+0x2ac614> │ │ │ │ + blls 2ade60 <__time64@plt+0x2ac618> │ │ │ │ strtmi r4, [r0], -sl, lsr #12 │ │ │ │ - @ instruction: 0xf7ff1f19 │ │ │ │ - ldr lr, [lr, -sl, asr #22] │ │ │ │ + @ instruction: 0xf00c1f19 │ │ │ │ + ldr pc, [lr, -fp, lsr #21] │ │ │ │ strtmi r9, [sl], -r8, lsl #22 │ │ │ │ svcne 0x00194620 │ │ │ │ - bl 10bf264 <__time64@plt+0x10be910> │ │ │ │ + blx fe93e190 <__time64@plt+0xfe93c948> │ │ │ │ @ instruction: 0xf8bbe717 │ │ │ │ - blcs 190d280 <__time64@plt+0x190c92c> │ │ │ │ + blcs 190e178 <__time64@plt+0x190c930> │ │ │ │ svcge 0x003df47f │ │ │ │ strtmi r9, [sl], -lr, lsl #22 │ │ │ │ svcne 0x00194620 │ │ │ │ - bl dbf27c <__time64@plt+0xdbe928> │ │ │ │ + blx fe63e1a8 <__time64@plt+0xfe63c960> │ │ │ │ stmdals pc, {r0, r1, r3, r8, r9, sl, sp, lr, pc} @ │ │ │ │ - bl 12bf284 <__time64@plt+0x12be930> │ │ │ │ - blmi fe23b134 <__time64@plt+0xfe23a7e0> │ │ │ │ + blx 1a3e186 <__time64@plt+0x1a3c93e> │ │ │ │ + blmi fe23c02c <__time64@plt+0xfe23a7e4> │ │ │ │ strmi pc, [r6, #1293] @ 0x50d │ │ │ │ ldrbtmi r3, [fp], #-1380 @ 0xfffffa9c │ │ │ │ stmdblt r4!, {r2, r3, r4, r6, fp, sp, lr} │ │ │ │ stmdavs r4!, {r2, r3, r4, r5, r7, sp, lr, pc} │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ stmdavs r1!, {r0, r3, r4, r5, r7, pc}^ │ │ │ │ @ instruction: 0xf7ff4628 │ │ │ │ - stmdacs r0, {r1, r2, r3, r5, r7, r9, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r1, r2, r3, r4, r5, r6, r7, fp, sp, lr, pc} │ │ │ │ @ instruction: 0x4680d1f5 │ │ │ │ @ instruction: 0xf7ff4620 │ │ │ │ str pc, [lr, r5, lsl #25] │ │ │ │ @ instruction: 0xf50d4b7d │ │ │ │ strcc r5, [r4, #-1293]! @ 0xfffffaf3 │ │ │ │ ldmdavs ip, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ and fp, lr, r4, lsl r9 │ │ │ │ cmnlt r4, r4, lsr #16 │ │ │ │ strtmi r6, [r8], -r1, ror #16 │ │ │ │ - b fe63f2d0 <__time64@plt+0xfe63e97c> │ │ │ │ + stmia r8!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ - blcs 27f0c <__time64@plt+0x275b8> │ │ │ │ + blcs 28e04 <__time64@plt+0x275bc> │ │ │ │ adchi pc, r9, r0 │ │ │ │ @ instruction: 0xf7ff4620 │ │ │ │ msrcs CPSR_, sp, ror #24 │ │ │ │ - @ instruction: 0xf7ff2001 │ │ │ │ - strmi lr, [r4], -r4, lsr #22 │ │ │ │ + @ instruction: 0xf00d2001 │ │ │ │ + strmi pc, [r4], -r3, lsr #16 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ strtmi r8, [r8], -sp, lsr #1 │ │ │ │ - b ff0bf2f8 <__time64@plt+0xff0be9a4> │ │ │ │ + @ instruction: 0xf842f00d │ │ │ │ rsbvs r9, r0, sl, lsl #22 │ │ │ │ - @ instruction: 0xf7ff1f18 │ │ │ │ - @ instruction: 0xf50deabe │ │ │ │ + @ instruction: 0xf00d1f18 │ │ │ │ + @ instruction: 0xf50df83d │ │ │ │ tstcc r0, #469762051 @ 0x1c000003 │ │ │ │ ldmdavs r8, {r5, r7, sp, lr} │ │ │ │ - b fec3f310 <__time64@plt+0xfec3e9bc> │ │ │ │ + @ instruction: 0xf802f00d │ │ │ │ stmdacs r0, {r5, r6, r7, sp, lr} │ │ │ │ adchi pc, r7, r0 │ │ │ │ bicmi pc, r7, #54525952 @ 0x3400000 │ │ │ │ tstcc r0, #180224 @ 0x2c000 │ │ │ │ @ instruction: 0xf7ff681a │ │ │ │ - @ instruction: 0xf50dea86 │ │ │ │ + @ instruction: 0xf50de908 │ │ │ │ tstcc r0, #469762051 @ 0x1c000003 │ │ │ │ ldmdavs fp, {sp} │ │ │ │ @ instruction: 0xf7ff6123 │ │ │ │ - bmi 17bbf7c <__time64@plt+0x17bb628> │ │ │ │ + bmi 17bce6c <__time64@plt+0x17bb624> │ │ │ │ smlabteq r6, r4, r9, lr │ │ │ │ ldmdavs r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ subsle r2, r7, r0, lsl #22 │ │ │ │ ldmdavs fp, {r1, r3, r4, r9, sl, lr} │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ @ instruction: 0xf04f6014 │ │ │ │ ldr r0, [r9, -r0, lsl #16]! │ │ │ │ @ instruction: 0xf50d4b57 │ │ │ │ andscc r4, r0, #1879048204 @ 0x7000000c │ │ │ │ ldmdavs r2, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ - blls 2db4d8 <__time64@plt+0x2dab84> │ │ │ │ + blls 2dc3d0 <__time64@plt+0x2dab88> │ │ │ │ svclt 0x00182b00 │ │ │ │ svclt 0x00142a00 │ │ │ │ - bleq 7d4b0 <__time64@plt+0x7cb5c> │ │ │ │ - bleq 3d4b4 <__time64@plt+0x3cb60> │ │ │ │ + bleq 7e3a8 <__time64@plt+0x7cb60> │ │ │ │ + bleq 3e3ac <__time64@plt+0x3cb64> │ │ │ │ suble r2, r6, r0, lsl #24 │ │ │ │ ldrpl pc, [fp], sp, lsl #10 │ │ │ │ @ instruction: 0x3604465f │ │ │ │ stmdavs r4!, {r1, sp, lr, pc} │ │ │ │ eorsle r2, r7, r0, lsl #24 │ │ │ │ ldrtmi r6, [r0], -r1, ror #16 │ │ │ │ - b e3f390 <__time64@plt+0xe3ea3c> │ │ │ │ + stm r8, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ stmdacs r0, {r0, r1, r9, sl, lr} │ │ │ │ - bmi 1235b70 <__time64@plt+0x123521c> │ │ │ │ + bmi 1236a68 <__time64@plt+0x1235220> │ │ │ │ @ instruction: 0x46bbae75 │ │ │ │ ldrbtmi r4, [sl], #-1577 @ 0xfffff9d7 │ │ │ │ andls r6, r4, #1179648 @ 0x120000 │ │ │ │ strls r9, [r2], -sp, lsl #20 │ │ │ │ stmdaeq r4!, {r1, r5, r7, r8, ip, sp, lr, pc} │ │ │ │ andhi pc, ip, sp, asr #17 │ │ │ │ stmdbvs r7!, {r1, r3, r6, r9, sl, lr} │ │ │ │ stmiavs r4!, {r0, r8, r9, sl, ip, pc}^ │ │ │ │ - @ instruction: 0xf7ff9400 │ │ │ │ - @ instruction: 0x4682ea72 │ │ │ │ + @ instruction: 0xf00b9400 │ │ │ │ + strmi pc, [r2], r7, lsr #21 │ │ │ │ svceq 0x0000f1bb │ │ │ │ mrcge 4, 5, APSR_nzcv, cr11, cr15, {1} │ │ │ │ bicmi pc, r7, #54525952 @ 0x3400000 │ │ │ │ andhi pc, ip, sp, asr #17 │ │ │ │ @ instruction: 0x96023310 │ │ │ │ strtmi r4, [r9], -sl, asr #12 │ │ │ │ movwls r6, #6171 @ 0x181b │ │ │ │ movwls r9, #2827 @ 0xb0b │ │ │ │ ldrbtmi r4, [fp], #-2870 @ 0xfffff4ca │ │ │ │ movwls r6, #18459 @ 0x481b │ │ │ │ ldrmi r2, [r8], -r0, lsl #6 │ │ │ │ - b 163f3f0 <__time64@plt+0x163ea9c> │ │ │ │ + blx fe3be318 <__time64@plt+0xfe3bcad0> │ │ │ │ strt r4, [r4], r2, lsl #13 │ │ │ │ sbfx r6, r4, #0, #11 │ │ │ │ @ instruction: 0xf43f2f00 │ │ │ │ @ instruction: 0xf10daede │ │ │ │ cdpge 8, 7, cr0, cr5, cr4, {2} │ │ │ │ @ instruction: 0xf1bbe7e0 │ │ │ │ @ instruction: 0xf43f0f00 │ │ │ │ ubfx sl, r6, #29, #23 │ │ │ │ vst2.8 {d20,d22}, [pc :128], fp │ │ │ │ stmdami fp!, {r7, r8, r9, ip, lr} │ │ │ │ ldrbtmi r2, [r9], #-513 @ 0xfffffdff │ │ │ │ strne lr, [r0, #-2509] @ 0xfffff633 │ │ │ │ @ instruction: 0x46194478 │ │ │ │ ldmcc pc!, {r0, r1, r2, r3, r6, ip, sp, lr, pc}^ @ │ │ │ │ - b fe3bf42c <__time64@plt+0xfe3bead8> │ │ │ │ - bmi 9baf78 <__time64@plt+0x9ba624> │ │ │ │ + b fe340324 <__time64@plt+0xfe33eadc> │ │ │ │ + bmi 9bbe70 <__time64@plt+0x9ba628> │ │ │ │ orrpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ ldrmi r4, [r9], -r5, lsr #16 │ │ │ │ stmib sp, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldrbtmi r2, [r8], #-1280 @ 0xfffffb00 │ │ │ │ @ instruction: 0xf7ff2201 │ │ │ │ - @ instruction: 0xf04fea82 │ │ │ │ + @ instruction: 0xf04fea80 │ │ │ │ @ instruction: 0xe6bd38ff │ │ │ │ vst1.8 {d20-d21}, [pc :128], r0 │ │ │ │ stmdami r0!, {r7, r8, r9, ip, lr} │ │ │ │ ldrbtmi r4, [sl], #-1561 @ 0xfffff9e7 │ │ │ │ strcs lr, [r0, #-2509] @ 0xfffff633 │ │ │ │ andcs r4, r1, #120, 8 @ 0x78000000 │ │ │ │ - b 1cbf464 <__time64@plt+0x1cbeb10> │ │ │ │ - blmi 73b428 <__time64@plt+0x73aad4> │ │ │ │ + b 1c4035c <__time64@plt+0x1c3eb14> │ │ │ │ + blmi 73c320 <__time64@plt+0x73aad8> │ │ │ │ ldmdami ip, {r0, r9, sp} │ │ │ │ stmib sp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ vst3.8 {d19,d21,d23}, [pc], r0 │ │ │ │ ldrbtmi r5, [r8], #-896 @ 0xfffffc80 │ │ │ │ @ instruction: 0xf7ff4619 │ │ │ │ - strtmi lr, [r0], -r6, ror #20 │ │ │ │ - stmib sl!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + strtmi lr, [r0], -r4, ror #20 │ │ │ │ + @ instruction: 0xff78f00c │ │ │ │ @ instruction: 0xf7ffe7df │ │ │ │ - svclt 0x0000e9e0 │ │ │ │ - andeq r1, r0, r8, asr pc │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - ldrdeq r1, [r0], -r8 │ │ │ │ - ldrdeq r1, [r0], -ip │ │ │ │ - andeq r1, r0, r2, asr #29 │ │ │ │ - andeq r1, r0, r0, asr #28 │ │ │ │ - andeq r1, r0, r2, ror sp │ │ │ │ - andeq r1, r0, lr, ror sp │ │ │ │ - andeq r1, r0, r0, asr sp │ │ │ │ - ldrdeq r1, [r0], -r0 │ │ │ │ - @ instruction: 0x00001cb0 │ │ │ │ - andeq r1, r0, r6, ror #24 │ │ │ │ - andeq r1, r0, r2, lsr #24 │ │ │ │ - andeq r0, r0, sl, lsl #5 │ │ │ │ - strdeq r1, [r0], -r4 │ │ │ │ + svclt 0x0000e882 │ │ │ │ + strdeq r1, [r1], -ip │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + andeq r2, r1, r8, asr #2 │ │ │ │ + andeq r1, r1, r4, ror #31 │ │ │ │ + andeq r2, r1, r2, lsr r0 │ │ │ │ + @ instruction: 0x00011fb0 │ │ │ │ + andeq r1, r1, r6, lsl sp │ │ │ │ + andeq r1, r1, lr, ror #29 │ │ │ │ + andeq r1, r1, r0, asr #29 │ │ │ │ + andeq r1, r1, r0, asr #28 │ │ │ │ + andeq r1, r1, r0, lsr #28 │ │ │ │ + andeq r1, r1, lr, ror #26 │ │ │ │ + andeq r1, r1, sl, lsr #26 │ │ │ │ + andeq lr, r0, r6, asr r4 │ │ │ │ + andeq r1, r1, r4, ror #26 │ │ │ │ + andeq lr, r0, r0, asr #7 │ │ │ │ + andeq r1, r1, r6, asr #26 │ │ │ │ + andeq lr, r0, r2, asr #7 │ │ │ │ + andeq r1, r1, r8, lsr #26 │ │ │ │ + ldrdeq lr, [r0], -r8 │ │ │ │ + andeq r1, r1, lr, lsl #26 │ │ │ │ + vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ + bl feb595e4 <__time64@plt+0xfeb57d9c> │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ + stcmi 15, cr0, [r6], {248} @ 0xf8 │ │ │ │ + stmdavs r3!, {r2, r3, r4, r5, r6, sl, lr} │ │ │ │ + ldclt 1, cr11, [r0, #-12] │ │ │ │ + ldrbtmi r4, [r8], #-2052 @ 0xfffff7fc │ │ │ │ + @ instruction: 0xf8cef00e │ │ │ │ + stmdb r8, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldclt 0, cr6, [r0, #-128] @ 0xffffff80 │ │ │ │ + muleq r1, r4, ip │ │ │ │ + strdeq r2, [r0], -fp │ │ │ │ + vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ + bl feb59614 <__time64@plt+0xfeb57dcc> │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ + @ instruction: 0x460d0ff0 │ │ │ │ + strmi fp, [r4], -r9, lsl #3 │ │ │ │ + ldmdblt r0, {r1, r2, r4, r9, sl, lr} │ │ │ │ + stmiavs r4!, {r0, r1, r3, sp, lr, pc}^ │ │ │ │ + adcmi fp, r5, #76, 2 │ │ │ │ + stmiavs r8!, {r0, r1, r3, r4, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ + @ instruction: 0xf7fe4631 │ │ │ │ + stmdacs r0, {r2, r3, r6, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ + strdcs sp, [r1], -r5 │ │ │ │ + @ instruction: 0x4620bd70 │ │ │ │ + @ instruction: 0x4608bd70 │ │ │ │ + svclt 0x0000bd70 │ │ │ │ + vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ + bl feb59650 <__time64@plt+0xfeb57e08> │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ + blmi 186438 <__time64@plt+0x184bf0> │ │ │ │ + bmi 193c60 <__time64@plt+0x192418> │ │ │ │ + ldrbtmi r4, [sl], #-1147 @ 0xfffffb85 │ │ │ │ + @ instruction: 0xf7ff6858 │ │ │ │ + stmdacc r0, {r0, r1, r4, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + andcs fp, r1, r8, lsl pc │ │ │ │ + svclt 0x0000bd08 │ │ │ │ + andeq r2, r1, r4, lsr #24 │ │ │ │ + ldrdeq lr, [r0], -r6 │ │ │ │ + ldrbmi r2, [r0, -r0]! │ │ │ │ + ldrbtmi r4, [fp], #-2817 @ 0xfffff4ff │ │ │ │ + @ instruction: 0x47706858 │ │ │ │ + andeq r2, r1, r2, lsl #24 │ │ │ │ + @ instruction: 0xb12b6803 │ │ │ │ + ldmvs fp, {r1, r3, r4, r9, sl, lr}^ │ │ │ │ + mvnsle r2, r0, lsl #22 │ │ │ │ + @ instruction: 0x477060d1 │ │ │ │ + ldrbmi r6, [r0, -r1]! │ │ │ │ + teqlt fp, r3, lsl #16 │ │ │ │ + andle r4, r6, fp, lsl #5 │ │ │ │ + ldmvs fp, {r1, r3, r4, r9, sl, lr}^ │ │ │ │ + andle r4, r5, fp, lsl #5 │ │ │ │ + mvnsle r2, r0, lsl #22 │ │ │ │ + ldmvs fp, {r4, r5, r6, r8, r9, sl, lr}^ │ │ │ │ + ldrbmi r6, [r0, -r3]! │ │ │ │ + ldrsbvs r6, [r3], #139 @ 0x8b │ │ │ │ + svclt 0x00004770 │ │ │ │ + vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ + bl feb596c8 <__time64@plt+0xfeb57e80> │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ + strmi r0, [r4], -r8, ror #31 │ │ │ │ + stmdacs r0, {r0, r1, r2, r9, sl, lr} │ │ │ │ + @ instruction: 0x460ed034 │ │ │ │ + bcs 13d30 <__time64@plt+0x124e8> │ │ │ │ + bcs 765a8 <__time64@plt+0x74d60> │ │ │ │ + smladcs r0, r8, pc, fp @ │ │ │ │ + mcrrvs 1, 2, sp, r3, cr12 │ │ │ │ + svcvs 0x0080f5b3 │ │ │ │ + strcs fp, [r0, -r8, lsr #30] │ │ │ │ + bmi af6d18 <__time64@plt+0xaf54d0> │ │ │ │ + ldrmi r4, [r3], #-1146 @ 0xfffffb86 │ │ │ │ + andsvc r7, sp, #126976 @ 0x1f000 │ │ │ │ + tstlt r3, r3, asr #29 │ │ │ │ + tstlt r0, r0, asr #30 │ │ │ │ + @ instruction: 0xb1de4798 │ │ │ │ + @ instruction: 0xf5b36b73 │ │ │ │ + andle r6, r9, #128, 30 @ 0x200 │ │ │ │ + ldrbtmi r4, [sl], #-2596 @ 0xfffff5dc │ │ │ │ + andcs r4, r1, #318767104 @ 0x13000000 │ │ │ │ + mcrvs 2, 7, r7, cr3, cr10, {0} │ │ │ │ + svcvs 0x0070b113 │ │ │ │ + ldrmi fp, [r8, r0, lsl #2] │ │ │ │ + @ instruction: 0xf5b26bb2 │ │ │ │ + andle r6, r9, #128, 30 @ 0x200 │ │ │ │ + vdupvs.8 , r4 │ │ │ │ + ldrmi r4, [r3], #-1147 @ 0xfffffb85 │ │ │ │ + andsvc r2, sl, #268435456 @ 0x10000000 │ │ │ │ + svcvs 0x00b0b111 │ │ │ │ + strmi fp, [r8, r0, lsl #2] │ │ │ │ + ldcllt 6, cr4, [r8, #224]! @ 0xe0 │ │ │ │ + @ instruction: 0xf5b16c41 │ │ │ │ + andle r6, r9, #128, 30 @ 0x200 │ │ │ │ + ldrbtmi r4, [fp], #-2839 @ 0xfffff4e9 │ │ │ │ + bvc 753580 <__time64@plt+0x751d38> │ │ │ │ + svcvs 0x0003721a │ │ │ │ + svcvs 0x0040b113 │ │ │ │ + ldrmi fp, [r8, r0, lsl #2] │ │ │ │ + blvs 1ceecdc <__time64@plt+0x1ced494> │ │ │ │ + svcvs 0x0080f5b3 │ │ │ │ + bmi 476d90 <__time64@plt+0x475548> │ │ │ │ + ldrmi r4, [r3], #-1146 @ 0xfffffb86 │ │ │ │ + andsvc r2, sl, #0, 4 │ │ │ │ + tstlt r3, r3, lsr #30 │ │ │ │ + tstlt r0, r0, ror pc │ │ │ │ + blvs fec943e0 <__time64@plt+0xfec92b98> │ │ │ │ + svcvs 0x0080f5b2 │ │ │ │ + blmi 2f6dac <__time64@plt+0x2f5564> │ │ │ │ + ldrbtmi r6, [fp], #-3873 @ 0xfffff0df │ │ │ │ + andcs r4, r0, #318767104 @ 0x13000000 │ │ │ │ + tstlt r1, sl, lsl r2 │ │ │ │ + @ instruction: 0xb1006fb0 │ │ │ │ + strtmi r4, [pc], -r8, lsl #15 │ │ │ │ + ldcllt 6, cr4, [r8, #224]! @ 0xe0 │ │ │ │ + andeq r2, r1, ip, lsl #23 │ │ │ │ + andeq r2, r1, lr, ror #22 │ │ │ │ + andeq r2, r1, r0, asr fp │ │ │ │ + andeq r2, r1, r2, lsr fp │ │ │ │ + andeq r2, r1, r4, lsl fp │ │ │ │ + strdeq r2, [r1], -r6 │ │ │ │ + ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + svceq 0x0058f8cc │ │ │ │ + bmi 14d400c <__time64@plt+0x14d27c4> │ │ │ │ + blmi 14d3e4c <__time64@plt+0x14d2604> │ │ │ │ + adclt r4, r2, sl, ror r4 │ │ │ │ + strmi r4, [sp], -r6, lsl #12 │ │ │ │ + orrcs r2, r8, r1 │ │ │ │ + @ instruction: 0xf8dd58d3 │ │ │ │ + @ instruction: 0xf8dda0a8 │ │ │ │ + ldmdavs fp, {r2, r3, r5, r7, ip, pc} │ │ │ │ + @ instruction: 0xf04f9321 │ │ │ │ + @ instruction: 0xf00c0300 │ │ │ │ + stmdacs r0, {r0, r2, r3, r4, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + blmi 12b6774 <__time64@plt+0x12b4f2c> │ │ │ │ + stccs 6, cr4, [r0, #-16] │ │ │ │ + @ instruction: 0xf8d3447b │ │ │ │ + blle e4f624 <__time64@plt+0xe4dddc> │ │ │ │ + rsble r2, pc, r1, lsl #22 │ │ │ │ + rsble r2, r8, r2, lsl #22 │ │ │ │ + @ instruction: 0xf8c46365 │ │ │ │ + andcs r9, r1, #124 @ 0x7c │ │ │ │ + strtmi r2, [r8], -r2, lsl #2 │ │ │ │ + svc 0x00caf7fe │ │ │ │ + stmdbmi r1, {r0, r1, r4, r5, r8, sl, fp, sp, lr}^ │ │ │ │ + rscscc pc, pc, #79 @ 0x4f │ │ │ │ + andscs lr, r8, #196, 18 @ 0x310000 │ │ │ │ + stmib r4, {r0, r3, r4, r5, r6, sl, lr}^ │ │ │ │ + stmib r4, {r1, r3, r4, r9, sp}^ │ │ │ │ + strvs r2, [r2, -lr, lsl #2]! │ │ │ │ + strtvs r2, [r2], #-513 @ 0xfffffdff │ │ │ │ + subsle r2, r8, r0, lsl #22 │ │ │ │ + ldmdavs fp, {r1, r3, r4, r9, sl, lr} │ │ │ │ + mvnsle r2, r0, lsl #22 │ │ │ │ + mrcvs 0, 5, r6, cr3, cr4, {0} │ │ │ │ + blvs 186eab8 <__time64@plt+0x186d270> │ │ │ │ + @ instruction: 0x47984630 │ │ │ │ + andcs r6, r1, #96, 14 @ 0x1800000 │ │ │ │ + ldrtmi r4, [r0], -r1, lsr #12 │ │ │ │ + @ instruction: 0xff32f7ff │ │ │ │ + blmi bd4f28 <__time64@plt+0xbd36e0> │ │ │ │ + ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ + blls 85c6d0 <__time64@plt+0x85ae88> │ │ │ │ + @ instruction: 0xf04f405a │ │ │ │ + cmple r0, r0, lsl #6 │ │ │ │ + eorlt r4, r2, r0, lsr #12 │ │ │ │ + @ instruction: 0x87f0e8bd │ │ │ │ + svclt 0x00022b01 │ │ │ │ + @ instruction: 0xf10d466f │ │ │ │ + @ instruction: 0xf04f0904 │ │ │ │ + andsle r0, r8, r0, lsl r8 │ │ │ │ + tstle r2, r2, lsl #22 │ │ │ │ + @ instruction: 0xf10d466f │ │ │ │ + strbcs r0, [lr, #-2068]! @ 0xfffff7ec │ │ │ │ + @ instruction: 0x463a6c70 │ │ │ │ + strls r4, [r0, #-1601] @ 0xfffff9bf │ │ │ │ + svc 0x0030f7fe │ │ │ │ + cmnvs r0, #0, 16 │ │ │ │ + @ instruction: 0xf7feda25 │ │ │ │ + stmdavs r3, {r1, r4, r6, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ + rscsle r2, r1, r4, lsl #22 │ │ │ │ + @ instruction: 0xf00c4620 │ │ │ │ + strcs pc, [r0], #-3549 @ 0xfffff223 │ │ │ │ + ldclvs 7, cr14, [r0], #-832 @ 0xfffffcc0 │ │ │ │ + @ instruction: 0x4649463a │ │ │ │ + andhi pc, r0, sp, asr #17 │ │ │ │ + svc 0x001cf7fe │ │ │ │ + stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ + ble 5db450 <__time64@plt+0x5d9c08> │ │ │ │ + svc 0x00bcf7fe │ │ │ │ + blcs 11c6e4 <__time64@plt+0x11ae9c> │ │ │ │ + strtmi sp, [r0], -pc, ror #1 │ │ │ │ + ldrbmi lr, [r0], -r9, ror #15 │ │ │ │ + stc2l 0, cr15, [sl, #48] @ 0x30 │ │ │ │ + ldr r6, [r1, r0, lsr #11] │ │ │ │ + ldrhi lr, [r3, -r0, asr #19] │ │ │ │ + ldrvs lr, [r4, #-1934]! @ 0xfffff872 │ │ │ │ + @ instruction: 0xf10de7a9 │ │ │ │ + @ instruction: 0xf00c0016 │ │ │ │ + blvs 1981df8 <__time64@plt+0x19805b0> │ │ │ │ + str r6, [r8, r0, lsr #11] │ │ │ │ + @ instruction: 0x3006f8bd │ │ │ │ + blt 16e8f10 <__time64@plt+0x16e76c8> │ │ │ │ + strbtvs fp, [r2], #2578 @ 0xa12 │ │ │ │ + strvs fp, [r3, #-667]! @ 0xfffffd65 │ │ │ │ + @ instruction: 0xf7fee77f │ │ │ │ + svclt 0x0000eeba │ │ │ │ + andeq r1, r1, r8, lsr #16 │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + andeq r2, r1, r4, lsl #21 │ │ │ │ + andeq lr, r0, r4, lsl r2 │ │ │ │ + muleq r1, r8, r7 │ │ │ │ + svcvs 0x0080f5b0 │ │ │ │ + blmi 176f50 <__time64@plt+0x175708> │ │ │ │ + strmi r4, [r3], #-1147 @ 0xfffffb85 │ │ │ │ + stmdacc r0, {r3, r4, r9, fp, ip, sp, lr} │ │ │ │ + andcs fp, r1, r8, lsl pc │ │ │ │ + andcs r4, r0, r0, ror r7 │ │ │ │ + svclt 0x00004770 │ │ │ │ + andeq r2, r1, ip, asr #18 │ │ │ │ + mvnsmi lr, sp, lsr #18 │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + svceq 0x00e8f8cc │ │ │ │ + @ instruction: 0xf0002900 │ │ │ │ + @ instruction: 0x46058094 │ │ │ │ + stmdacs r0, {r1, r2, r3, r9, sl, lr} │ │ │ │ + mcrrvs 0, 4, sp, r0, cr3 │ │ │ │ + @ instruction: 0xffdef7ff │ │ │ │ + @ instruction: 0xf0002800 │ │ │ │ + stclvs 0, cr8, [r8], #-552 @ 0xfffffdd8 │ │ │ │ + mcr 7, 5, pc, cr10, cr14, {7} @ │ │ │ │ + stcvs 12, cr6, [ip, #-428]! @ 0xfffffe54 │ │ │ │ + @ instruction: 0xf0032501 │ │ │ │ + @ instruction: 0xf856031f │ │ │ │ + blx 14a80c <__time64@plt+0x148fc4> │ │ │ │ + tstpmi sl, #201326592 @ p-variant is OBSOLETE @ 0xc000000 │ │ │ │ + eorcs pc, r0, r6, asr #16 │ │ │ │ + @ instruction: 0x462fb354 │ │ │ │ + @ instruction: 0xf7ff6b60 │ │ │ │ + msrlt (UNDEF: 120), r7 │ │ │ │ + strcc r6, [r1, #-2912] @ 0xfffff4a0 │ │ │ │ + mrc 7, 4, APSR_nzcv, cr4, cr14, {7} │ │ │ │ + @ instruction: 0xf8566b63 │ │ │ │ + @ instruction: 0xf0032020 │ │ │ │ + blx 1c3430 <__time64@plt+0x1c1be8> │ │ │ │ + tstpmi sl, #201326592 @ p-variant is OBSOLETE @ 0xc000000 │ │ │ │ + eorcs pc, r0, r6, asr #16 │ │ │ │ + @ instruction: 0xf7ff6ba0 │ │ │ │ + @ instruction: 0xb180ffb5 │ │ │ │ + ldrdcc lr, [sp], -r4 │ │ │ │ + mulle ip, r8, r2 │ │ │ │ + mcr 7, 4, pc, cr0, cr14, {7} @ │ │ │ │ + @ instruction: 0xf8566ba3 │ │ │ │ + strcc r2, [r1, #-32] @ 0xffffffe0 │ │ │ │ + tstpeq pc, #3 @ p-variant is OBSOLETE │ │ │ │ + vpmax.u8 d15, d3, d7 │ │ │ │ + @ instruction: 0xf846431a │ │ │ │ + stmdavs r4!, {r5, sp} │ │ │ │ + bicsle r2, r5, r0, lsl #24 │ │ │ │ + pop {r3, r5, r9, sl, lr} │ │ │ │ + blmi a22fb4 <__time64@plt+0xa2176c> │ │ │ │ + ldmdavs pc, {r0, r1, r3, r4, r5, r6, sl, lr}^ @ │ │ │ │ + suble r2, r6, r0, lsl #30 │ │ │ │ + stmdaeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ + ldmvs pc!, {r1, sp, lr, pc}^ @ │ │ │ │ + rscsle r2, r1, r0, lsl #30 │ │ │ │ + @ instruction: 0xf7ff6c78 │ │ │ │ + stmdacs r0, {r0, r1, r2, r3, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + ldclvs 0, cr13, [r8], #-988 @ 0xfffffc24 │ │ │ │ + @ instruction: 0xf7fe3501 │ │ │ │ + ldclvs 14, cr14, [fp], #-368 @ 0xfffffe90 │ │ │ │ + @ instruction: 0xf0036d3c │ │ │ │ + @ instruction: 0xf856031f │ │ │ │ + blx 20a8a8 <__time64@plt+0x209060> │ │ │ │ + tstpmi sl, #201326592 @ p-variant is OBSOLETE @ 0xc000000 │ │ │ │ + eorcs pc, r0, r6, asr #16 │ │ │ │ + rscle r2, r6, r0, lsl #24 │ │ │ │ + @ instruction: 0xf7ff6b60 │ │ │ │ + smclt 36857 @ 0x8ff9 │ │ │ │ + strcc r6, [r1, #-2912] @ 0xfffff4a0 │ │ │ │ + mcr 7, 2, pc, cr6, cr14, {7} @ │ │ │ │ + @ instruction: 0xf8566b63 │ │ │ │ + @ instruction: 0xf0032020 │ │ │ │ + blx 2034cc <__time64@plt+0x201c84> │ │ │ │ + tstpmi sl, #201326592 @ p-variant is OBSOLETE @ 0xc000000 │ │ │ │ + eorcs pc, r0, r6, asr #16 │ │ │ │ + @ instruction: 0xf7ff6ba0 │ │ │ │ + orrlt pc, r0, r7, ror #30 │ │ │ │ + ldrdcc lr, [sp], -r4 │ │ │ │ + mulle ip, r8, r2 │ │ │ │ + mrc 7, 1, APSR_nzcv, cr2, cr14, {7} │ │ │ │ + @ instruction: 0xf8566ba3 │ │ │ │ + strcc r2, [r1, #-32] @ 0xffffffe0 │ │ │ │ + tstpeq pc, #3 @ p-variant is OBSOLETE │ │ │ │ + vpmax.u8 d15, d3, d8 │ │ │ │ + @ instruction: 0xf846431a │ │ │ │ + stmdavs r4!, {r5, sp} │ │ │ │ + bicsle r2, r5, r0, lsl #24 │ │ │ │ + strcs lr, [r0, #-1979] @ 0xfffff845 │ │ │ │ + pop {r3, r5, r9, sl, lr} │ │ │ │ + svclt 0x000081f0 │ │ │ │ + andeq r2, r1, ip, lsl #17 │ │ │ │ + ldrlt fp, [r0, #-809] @ 0xfffffcd7 │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + svceq 0x00f8f8cc │ │ │ │ + strmi r6, [ip], -fp, lsl #23 │ │ │ │ + blle 64d4b0 <__time64@plt+0x64bc68> │ │ │ │ + addsmi r6, r3, #75776 @ 0x12800 │ │ │ │ + @ instruction: 0xf5b3d013 │ │ │ │ + ble 11e6bc <__time64@plt+0x11ce74> │ │ │ │ + tstcs r0, sl, lsl #20 │ │ │ │ + ldrmi r4, [sl], #-1146 @ 0xfffffb86 │ │ │ │ + teqlt r8, r1, lsl r2 │ │ │ │ + @ instruction: 0xb12a6e42 │ │ │ │ + tstlt r8, r0, lsr #31 │ │ │ │ + blvs fe8d4714 <__time64@plt+0xfe8d2ecc> │ │ │ │ + strvs r2, [r2, r0, lsl #4]! │ │ │ │ + @ instruction: 0xf7fe4618 │ │ │ │ + @ instruction: 0xf04fefa0 │ │ │ │ + @ instruction: 0x63a333ff │ │ │ │ + @ instruction: 0x4770bd10 │ │ │ │ + andeq r2, r1, r0, asr #15 │ │ │ │ + vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ + bl feb59af4 <__time64@plt+0xfeb582ac> │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ + @ instruction: 0x460c0ff0 │ │ │ │ + stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ + stcvs 0, cr13, [r3, #-304] @ 0xfffffed0 │ │ │ │ + rsbsle r2, r6, r0, lsl #22 │ │ │ │ + @ instruction: 0xf000428b │ │ │ │ + @ instruction: 0x46198091 │ │ │ │ + adcmi r6, r3, #1769472 @ 0x1b0000 │ │ │ │ + blcs 36b08 <__time64@plt+0x352c0> │ │ │ │ + strdlt sp, [r2, r9] │ │ │ │ + stmdacs r0, {r5, r6, r8, r9, fp, sp, lr} │ │ │ │ + @ instruction: 0xf5b0db0d │ │ │ │ + blle 179e728 <__time64@plt+0x179cee0> │ │ │ │ + teqlt r3, fp, ror #28 │ │ │ │ + @ instruction: 0xb1226f62 │ │ │ │ + @ instruction: 0x47984610 │ │ │ │ + movwcs r6, #2912 @ 0xb60 │ │ │ │ + @ instruction: 0xf7fe6763 │ │ │ │ + qsub16mi lr, r8, r0 │ │ │ │ + @ instruction: 0xf7ff4621 │ │ │ │ + stcvs 15, cr15, [r0, #676]! @ 0x2a4 │ │ │ │ + @ instruction: 0xf7feb120 │ │ │ │ + stcvs 13, cr14, [r0, #680]! @ 0x2a8 │ │ │ │ + stc2 0, cr15, [lr], {12} │ │ │ │ + @ instruction: 0xb1206de0 │ │ │ │ + stc 7, cr15, [r2, #1016]! @ 0x3f8 │ │ │ │ + @ instruction: 0xf00c6de0 │ │ │ │ + bvs 1841b80 <__time64@plt+0x1840338> │ │ │ │ + @ instruction: 0xf00cb108 │ │ │ │ + bvs fe841b78 <__time64@plt+0xfe840330> │ │ │ │ + @ instruction: 0xf00cb108 │ │ │ │ + bvs ff841b70 <__time64@plt+0xff840328> │ │ │ │ + @ instruction: 0xf00cb108 │ │ │ │ + blvs 841b68 <__time64@plt+0x840320> │ │ │ │ + @ instruction: 0xf00cb108 │ │ │ │ + svcvs 0x00e3fc77 │ │ │ │ + ldmvs sl, {r0, r1, r4, r8, ip, sp, pc}^ │ │ │ │ + sbcsvs r3, sl, r1, lsl #20 │ │ │ │ + movwcs fp, #269 @ 0x10d │ │ │ │ + strtmi r6, [r0], -fp, lsr #12 │ │ │ │ + ldrhtmi lr, [r8], -sp │ │ │ │ + stcllt 0, cr15, [sl], #-48 @ 0xffffffd0 │ │ │ │ + ldrbtmi r4, [fp], #-2861 @ 0xfffff4d3 │ │ │ │ + stmdblt r1!, {r0, r3, r4, r6, fp, sp, lr} │ │ │ │ + stmdavs r3!, {r0, r1, r2, r4, sp, lr, pc} │ │ │ │ + stmiavs r9, {r0, r1, r3, r8, sl, sp, lr}^ │ │ │ │ + stcvs 1, cr11, [fp, #-612] @ 0xfffffd9c │ │ │ │ + rscsle r2, sl, r0, lsl #22 │ │ │ │ + rscsle r4, r6, r3, lsr #5 │ │ │ │ + ldmdavs fp, {r3, r4, r9, sl, lr} │ │ │ │ + andle r4, r5, r3, lsr #5 │ │ │ │ + rscsle r2, r2, r0, lsl #22 │ │ │ │ + ldmdavs fp, {r3, r4, r9, sl, lr} │ │ │ │ + mvnsle r4, r3, lsr #5 │ │ │ │ + stmdavs r3!, {r0, r3, r6, r7, fp, sp, lr} │ │ │ │ + stmdbcs r0, {r0, r1, sp, lr} │ │ │ │ + bcs 37184 <__time64@plt+0x3593c> │ │ │ │ + blvs 1836ca0 <__time64@plt+0x1835458> │ │ │ │ + blle feb8c9e0 <__time64@plt+0xfeb8b198> │ │ │ │ + svcvs 0x0080f5b0 │ │ │ │ + blmi 73948c <__time64@plt+0x737c44> │ │ │ │ + ldrbtmi r2, [fp], #-512 @ 0xfffffe00 │ │ │ │ + andsvc r4, sl, #50331648 @ 0x3000000 │ │ │ │ + adcle r2, r2, r0, lsl #26 │ │ │ │ + bcs 3c858 <__time64@plt+0x3b010> │ │ │ │ + blvs 1236c80 <__time64@plt+0x1235438> │ │ │ │ + blle fe78ca00 <__time64@plt+0xfe78b1b8> │ │ │ │ + svcvs 0x0080f5b0 │ │ │ │ + bmi 579448 <__time64@plt+0x577c00> │ │ │ │ + strmi r4, [r2], #-1146 @ 0xfffffb86 │ │ │ │ + usada8 fp, r3, r2, r7 │ │ │ │ + andvs r6, fp, r3, lsr #16 │ │ │ │ + addsle r2, r2, r0, lsl #20 │ │ │ │ + stmdacs r0, {r5, r6, r8, r9, fp, sp, lr} │ │ │ │ + @ instruction: 0xf5b0db8f │ │ │ │ + ble fe05e824 <__time64@plt+0xfe05cfdc> │ │ │ │ + andcs r4, r0, #14336 @ 0x3800 │ │ │ │ + strmi r4, [r3], #-1147 @ 0xfffffb85 │ │ │ │ + @ instruction: 0xe77b721a │ │ │ │ + strvs r6, [r3, #-2059] @ 0xfffff7f5 │ │ │ │ + addle r2, r2, r0, lsl #20 │ │ │ │ + stmdacs r0, {r3, r6, r8, r9, fp, sp, lr} │ │ │ │ + svcge 0x007ff6ff │ │ │ │ + svcvs 0x0080f5b0 │ │ │ │ + svcge 0x0070f6bf │ │ │ │ + andcs r4, r0, #6144 @ 0x1800 │ │ │ │ + strmi r4, [r3], #-1147 @ 0xfffffb85 │ │ │ │ + @ instruction: 0xe769721a │ │ │ │ + andeq r2, r1, r2, ror #13 │ │ │ │ + muleq r1, r6, r6 │ │ │ │ + andeq r2, r1, r8, ror r6 │ │ │ │ + andeq r2, r1, r8, asr r6 │ │ │ │ + andeq r2, r1, r4, lsr r6 │ │ │ │ + vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ + bl feb59c70 <__time64@plt+0xfeb58428> │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ + @ instruction: 0xf5ac0000 │ │ │ │ + @ instruction: 0xf8cc5c80 │ │ │ │ + @ instruction: 0xf84c0000 │ │ │ │ + ldrmi r0, [r7], -r0, lsr #24 │ │ │ │ + ldrmi r4, [sp], -r6, lsr #20 │ │ │ │ + ldrbtmi r4, [sl], #-2854 @ 0xfffff4da │ │ │ │ + stcpl 5, cr15, [r0, #-692] @ 0xfffffd4c │ │ │ │ + strmi fp, [lr], -r3, lsl #1 │ │ │ │ + tstppl r0, sp, lsl #10 @ p-variant is OBSOLETE │ │ │ │ + ldrdcc r5, [r4, -r3] │ │ │ │ + andvs r6, fp, fp, lsl r8 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + stmdavc r3, {r3, r8, ip, sp, pc} │ │ │ │ + @ instruction: 0xf50db9cb │ │ │ │ + ldmdavs r3!, {r9, ip, lr} │ │ │ │ + ldmdavs r2, {r5, r9, ip, sp} │ │ │ │ + b 8f18c0 <__time64@plt+0x8f0078> │ │ │ │ + bmi 6c36d0 <__time64@plt+0x6c1e88> │ │ │ │ + tstppl r0, sp, lsl #10 @ p-variant is OBSOLETE │ │ │ │ + tstcc r4, r3, lsr r0 │ │ │ │ + ldrbtmi r4, [sl], #-2839 @ 0xfffff4e9 │ │ │ │ + ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ + subsmi r6, sl, fp, lsl #16 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + @ instruction: 0xf50dd122 │ │ │ │ + andlt r5, r3, r0, lsl #26 │ │ │ │ + @ instruction: 0xf50dbdf0 │ │ │ │ + strmi r5, [r1], -r0, lsl #9 │ │ │ │ + @ instruction: 0xf6403408 │ │ │ │ + svcne 0x002372ff │ │ │ │ + @ instruction: 0xf7fe4618 │ │ │ │ + ldrtmi lr, [r9], -lr, ror #27 │ │ │ │ + @ instruction: 0xf44faf01 │ │ │ │ + ldrtmi r5, [sl], -r0, lsl #7 │ │ │ │ + stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ + svcgt 0x00fbf884 │ │ │ │ + @ instruction: 0xf802f00c │ │ │ │ + sbcle r2, lr, r0, lsl #16 │ │ │ │ + @ instruction: 0xf00c4638 │ │ │ │ + ldmdavs r3!, {r0, r2, r3, r4, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ + sbcle r2, lr, r0, lsl #16 │ │ │ │ + strb r4, [lr, fp, lsr #6] │ │ │ │ + ldc 7, cr15, [r4], #1016 @ 0x3f8 │ │ │ │ + andeq r1, r1, lr, ror #6 │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + andeq r1, r1, r2, lsr r3 │ │ │ │ + ldrbtmi r4, [fp], #-2817 @ 0xfffff4ff │ │ │ │ + @ instruction: 0x47706818 │ │ │ │ + ldrdeq r1, [r1], -lr │ │ │ │ + ldrbtmi r4, [fp], #-2817 @ 0xfffff4ff │ │ │ │ + @ instruction: 0x47706858 │ │ │ │ + ldrdeq r1, [r1], -r2 │ │ │ │ + vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ + bl feb59d4c <__time64@plt+0xfeb58504> │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ + @ instruction: 0xf84c0000 │ │ │ │ + @ instruction: 0xf5ad0c20 │ │ │ │ + stmdami r0!, {r7, r8, sl, fp, ip, lr} │ │ │ │ + strmi fp, [sp], -r5, lsl #1 │ │ │ │ + bmi 7d3d44 <__time64@plt+0x7d24fc> │ │ │ │ + @ instruction: 0xf50d491f │ │ │ │ + andls r5, r0, r0, lsl #25 │ │ │ │ + ldmdami lr, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ + orrpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ + stceq 1, cr15, [ip], {12} │ │ │ │ + ldrbtmi sl, [r8], #-3075 @ 0xfffff3fd │ │ │ │ + stmdapl r1, {r1, r4, r6, fp, sp, lr}^ │ │ │ │ + stmdavs r9, {r5, r9, sl, lr} │ │ │ │ + andne pc, r0, ip, asr #17 │ │ │ │ + tstpeq r0, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ + andls r4, r1, #26214400 @ 0x1900000 │ │ │ │ + @ instruction: 0xf7fe2201 │ │ │ │ + mcrvs 14, 1, lr, cr11, cr6, {2} │ │ │ │ + ldrbcc pc, [pc, #79]! @ 2beb <__time64@plt+0x13a3> @ │ │ │ │ + blvs fe76efac <__time64@plt+0xfe76d764> │ │ │ │ + @ instruction: 0xf7fe4620 │ │ │ │ + movwcs lr, #3394 @ 0xd42 │ │ │ │ + strtmi r4, [r1], -r2, lsl #12 │ │ │ │ + @ instruction: 0xf7fe4628 │ │ │ │ + bmi 3be4a4 <__time64@plt+0x3bcc5c> │ │ │ │ + @ instruction: 0xf50d4b0b │ │ │ │ + ldrbtmi r5, [sl], #-384 @ 0xfffffe80 │ │ │ │ + ldmpl r3, {r2, r3, r8, ip, sp}^ │ │ │ │ + stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ + @ instruction: 0xf04f405a │ │ │ │ + mrsle r0, LR_abt │ │ │ │ + @ instruction: 0xf50d2000 │ │ │ │ + andlt r5, r5, r0, lsl #27 │ │ │ │ + @ instruction: 0xf7febd30 │ │ │ │ + svclt 0x0000ec58 │ │ │ │ + andeq sp, r0, r0, ror #25 │ │ │ │ + andeq r1, r1, r0, lsr #9 │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + andeq r1, r1, lr, ror r2 │ │ │ │ + andeq r1, r1, lr, lsr r2 │ │ │ │ + vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ + bl feb59df8 <__time64@plt+0xfeb585b0> │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ + @ instruction: 0xf84c0000 │ │ │ │ + @ instruction: 0xf5ad0c20 │ │ │ │ + stmdami r0!, {r7, r8, sl, fp, ip, lr} │ │ │ │ + strmi fp, [sp], -r5, lsl #1 │ │ │ │ + bmi 7d3df0 <__time64@plt+0x7d25a8> │ │ │ │ + @ instruction: 0xf50d491f │ │ │ │ + andls r5, r0, r0, lsl #25 │ │ │ │ + ldmdami lr, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ + orrpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ + stceq 1, cr15, [ip], {12} │ │ │ │ + ldrbtmi sl, [r8], #-3075 @ 0xfffff3fd │ │ │ │ + stmdapl r1, {r1, r4, fp, sp, lr}^ │ │ │ │ + stmdavs r9, {r5, r9, sl, lr} │ │ │ │ + andne pc, r0, ip, asr #17 │ │ │ │ + tstpeq r0, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ + andls r4, r1, #26214400 @ 0x1900000 │ │ │ │ + @ instruction: 0xf7fe2201 │ │ │ │ + cdpvs 14, 2, cr14, cr11, cr0, {0} │ │ │ │ + ldrbcc pc, [pc, #79]! @ 2c97 <__time64@plt+0x144f> @ │ │ │ │ + blvs fe76f058 <__time64@plt+0xfe76d810> │ │ │ │ + @ instruction: 0xf7fe4620 │ │ │ │ + movwcs lr, #3308 @ 0xcec │ │ │ │ + strtmi r4, [r1], -r2, lsl #12 │ │ │ │ + @ instruction: 0xf7fe4628 │ │ │ │ + bmi 3be3f8 <__time64@plt+0x3bcbb0> │ │ │ │ + @ instruction: 0xf50d4b0b │ │ │ │ + ldrbtmi r5, [sl], #-384 @ 0xfffffe80 │ │ │ │ + ldmpl r3, {r2, r3, r8, ip, sp}^ │ │ │ │ + stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ + @ instruction: 0xf04f405a │ │ │ │ + mrsle r0, LR_abt │ │ │ │ + @ instruction: 0xf50d2000 │ │ │ │ + andlt r5, r5, r0, lsl #27 │ │ │ │ + @ instruction: 0xf7febd30 │ │ │ │ + svclt 0x0000ec02 │ │ │ │ + andeq sp, r0, r4, lsr ip │ │ │ │ + strdeq r1, [r1], -r4 │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + ldrdeq r1, [r1], -r2 │ │ │ │ + muleq r1, r2, r1 │ │ │ │ + ldrbtmi r4, [fp], #-2817 @ 0xfffff4ff │ │ │ │ + @ instruction: 0x47706898 │ │ │ │ + andeq r1, r1, lr, ror #6 │ │ │ │ + ldrbtmi r4, [fp], #-2817 @ 0xfffff4ff │ │ │ │ + @ instruction: 0x477068d8 │ │ │ │ + andeq r1, r1, r2, ror #6 │ │ │ │ + svcmi 0x00f0e92d │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + ldceq 8, cr15, [r8], #-304 @ 0xfffffed0 │ │ │ │ + @ instruction: 0xf5ad4d3c │ │ │ │ + bmi f1a0d8 <__time64@plt+0xf18890> │ │ │ │ + ldrbtmi fp, [sp], #-133 @ 0xffffff7b │ │ │ │ + @ instruction: 0xf50d4b3b │ │ │ │ + stcge 6, cr5, [r4], {-0} │ │ │ │ + @ instruction: 0x360c447b │ │ │ │ + ldmdavs r2, {r1, r3, r5, r7, fp, ip, lr} │ │ │ │ + @ instruction: 0xf04f6032 │ │ │ │ + ldmdbvs sl, {r9} │ │ │ │ + stmdb r4, {r8, r9, sp}^ │ │ │ │ + addsmi r3, sl, #201326592 @ 0xc000000 │ │ │ │ + @ instruction: 0xf1a4dd0b │ │ │ │ + svcne 0x0027080c │ │ │ │ + strbmi r4, [r2], -sp, lsl #12 │ │ │ │ + @ instruction: 0x46064639 │ │ │ │ + stc2l 0, cr15, [ip], {11} │ │ │ │ + strcs fp, [r1], #-2472 @ 0xfffff658 │ │ │ │ + strcs lr, [r0], #-0 │ │ │ │ + @ instruction: 0xf50d4a2d │ │ │ │ + blmi a97120 <__time64@plt+0xa958d8> │ │ │ │ + ldrbtmi r3, [sl], #-268 @ 0xfffffef4 │ │ │ │ + ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ + subsmi r6, sl, fp, lsl #16 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + strtmi sp, [r0], -r6, asr #2 │ │ │ │ + stcpl 5, cr15, [r0, #-52] @ 0xffffffcc │ │ │ │ + pop {r0, r2, ip, sp, pc} │ │ │ │ + @ instruction: 0xf50d8ff0 │ │ │ │ + @ instruction: 0x3c085980 │ │ │ │ + stmdbeq ip, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ + strbmi r4, [r9], -r2, lsr #12 │ │ │ │ + @ instruction: 0xf00b4628 │ │ │ │ + stmdacs r0, {r0, r1, r3, r5, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0x4649d0dd │ │ │ │ + @ instruction: 0xf7fe4638 │ │ │ │ + stmdacs r0, {r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ + ldmdami ip, {r0, r3, r4, r6, r7, ip, lr, pc} │ │ │ │ + bleq beea4 <__time64@plt+0xbd65c> │ │ │ │ + @ instruction: 0xf00b4478 │ │ │ │ + @ instruction: 0x4642fd33 │ │ │ │ + @ instruction: 0x46304639 │ │ │ │ + ldc2 0, cr15, [r8], {11} │ │ │ │ + @ instruction: 0x4622b1b0 │ │ │ │ + strtmi r4, [r8], -r9, asr #12 │ │ │ │ + ldc2 0, cr15, [r2], {11} │ │ │ │ + andcs fp, sl, #128, 2 │ │ │ │ + ldrtmi r2, [r8], -r0, lsl #2 │ │ │ │ + bl 4c0d88 <__time64@plt+0x4bf540> │ │ │ │ + strmi r2, [r2], sl, lsl #4 │ │ │ │ + strbmi r2, [r8], -r0, lsl #2 │ │ │ │ + bl 340d94 <__time64@plt+0x33f54c> │ │ │ │ + blle 2942e0 <__time64@plt+0x292a98> │ │ │ │ + @ instruction: 0xf1bbdc0b │ │ │ │ + tstle r3, r1, lsl #30 │ │ │ │ + @ instruction: 0xf00b2400 │ │ │ │ + ldr pc, [r3, r5, ror #26]! │ │ │ │ + bleq 7eef0 <__time64@plt+0x7d6a8> │ │ │ │ + strcs lr, [r1], #-2011 @ 0xfffff825 │ │ │ │ + @ instruction: 0xf04fe7f7 │ │ │ │ + udf #17231 @ 0x434f │ │ │ │ + bl 18c0dbc <__time64@plt+0x18bf574> │ │ │ │ + andeq r1, r1, lr, lsl r1 │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + andeq r1, r1, r8, lsr #6 │ │ │ │ + ldrdeq r1, [r1], -r6 │ │ │ │ + ldrdeq sp, [r0], -ip │ │ │ │ + vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ + bl feb59fe0 <__time64@plt+0xfeb58798> │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ + bmi 686da8 <__time64@plt+0x685560> │ │ │ │ + ldrbtmi r4, [sl], #-3354 @ 0xfffff2e6 │ │ │ │ + ldmdbvs r2, {r0, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ + vstmdble r5!, {s4-s3} │ │ │ │ + @ instruction: 0x46034a18 │ │ │ │ + stmiapl sp!, {r2, r3, r9, sl, lr} │ │ │ │ + movwlt r6, #14376 @ 0x3828 │ │ │ │ + tstcs r1, r6, lsl sl │ │ │ │ + @ instruction: 0xf7fe447a │ │ │ │ + stmdavs r8!, {r1, r2, r3, r5, r6, sl, fp, sp, lr, pc} │ │ │ │ + bmi 52f5a0 <__time64@plt+0x52dd58> │ │ │ │ + tstcs r1, r3, lsr #12 │ │ │ │ + @ instruction: 0xf7fe447a │ │ │ │ + ldmdami r2, {r1, r2, r5, r6, sl, fp, sp, lr, pc} │ │ │ │ + eorcs r6, r4, #2818048 @ 0x2b0000 │ │ │ │ + ldrbtmi r2, [r8], #-257 @ 0xfffffeff │ │ │ │ + bl fe040e20 <__time64@plt+0xfe03f5d8> │ │ │ │ + stmdavs fp!, {r0, r1, r2, r3, fp, lr} │ │ │ │ + ldrbtmi r2, [r8], #-590 @ 0xfffffdb2 │ │ │ │ + @ instruction: 0xf7fe2101 │ │ │ │ + bmi 37dc20 <__time64@plt+0x37c3d8> │ │ │ │ + ldmdbvs r3, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ + tstvs r3, r1, lsl #22 │ │ │ │ + blmi 2f2324 <__time64@plt+0x2f0adc> │ │ │ │ + @ instruction: 0xe7db447b │ │ │ │ + ldrbtmi r4, [ip], #-3082 @ 0xfffff3f6 │ │ │ │ + svclt 0x0000e7df │ │ │ │ + andeq r1, r1, r2, lsr #4 │ │ │ │ + andeq r1, r1, ip │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq sp, r0, ip, asr #20 │ │ │ │ + andeq sp, r0, r4, lsl #21 │ │ │ │ + andeq sp, r0, r6, lsl #21 │ │ │ │ + andeq sp, r0, r2, lsr #21 │ │ │ │ + ldrdeq r1, [r1], -r4 │ │ │ │ + andeq sp, r0, r4, lsl #20 │ │ │ │ + strdeq sp, [r0], -lr │ │ │ │ + vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ + bl feb5a080 <__time64@plt+0xfeb58838> │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ + stcmi 15, cr0, [r2], #-960 @ 0xfffffc40 │ │ │ │ + teqlt r8, ip, ror r4 │ │ │ │ + @ instruction: 0xf7fe213a │ │ │ │ + stmdacs r0, {r3, r4, r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ + andcs fp, r2, ip, lsl #30 │ │ │ │ + ldcllt 0, cr2, [r0, #-4]! │ │ │ │ + ldrbtmi r4, [sp], #-3357 @ 0xfffff2e3 │ │ │ │ + streq pc, [r8], #-2261 @ 0xfffff72b │ │ │ │ + mvnsle r2, r0, lsl #16 │ │ │ │ + ldrbtmi r4, [r8], #-2075 @ 0xfffff7e5 │ │ │ │ + bl 1d40ea8 <__time64@plt+0x1d3f660> │ │ │ │ + orrslt r4, r0, r6, lsl #12 │ │ │ │ + ldrbtmi r4, [r9], #-2329 @ 0xfffff6e7 │ │ │ │ + bl 440eb4 <__time64@plt+0x43f66c> │ │ │ │ + ldmdbmi r8, {r3, r5, r6, r8, ip, sp, pc} │ │ │ │ + ldrbtmi r4, [r9], #-1584 @ 0xfffff9d0 │ │ │ │ + bl 2c0ec0 <__time64@plt+0x2bf678> │ │ │ │ + blmi 5b146c <__time64@plt+0x5afc24> │ │ │ │ + @ instruction: 0xf8c52201 │ │ │ │ + stmiapl r3!, {r3, sl, sp}^ │ │ │ │ + andcs r6, r1, sl, lsl r0 │ │ │ │ + blmi 4f249c <__time64@plt+0x4f0c54> │ │ │ │ + ldrbtmi r2, [fp], #-513 @ 0xfffffdff │ │ │ │ + strcs pc, [r8], #-2243 @ 0xfffff73d │ │ │ │ + ldmdbmi r1, {r0, r1, r2, r4, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ + ldrbtmi r4, [r9], #-1584 @ 0xfffff9d0 │ │ │ │ + b ffdc0ee8 <__time64@plt+0xffdbf6a0> │ │ │ │ + stmdbmi pc, {r4, r5, r8, ip, sp, pc} @ │ │ │ │ + ldrbtmi r4, [r9], #-1584 @ 0xfffff9d0 │ │ │ │ + b ffc40ef4 <__time64@plt+0xffc3f6ac> │ │ │ │ + mvnle r2, r0, lsl #16 │ │ │ │ + andcs r4, r2, #12, 22 @ 0x3000 │ │ │ │ + ldrbtmi r4, [fp], #-1552 @ 0xfffff9f0 │ │ │ │ + strcs pc, [r8], #-2243 @ 0xfffff73d │ │ │ │ + svclt 0x0000bd70 │ │ │ │ + andeq r0, r1, r0, ror pc │ │ │ │ + andeq r2, r1, r2, ror #3 │ │ │ │ + andeq sp, r0, r6, ror sl │ │ │ │ + andeq sp, r0, r6, ror sl │ │ │ │ + andeq sp, r0, r2, ror sl │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + andeq r2, r1, r2, lsr #3 │ │ │ │ + andeq sp, r0, r6, asr sl │ │ │ │ + andeq sp, r0, r2, asr sl │ │ │ │ + andeq r2, r1, sl, ror r1 │ │ │ │ + vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ + bl feb5a140 <__time64@plt+0xfeb588f8> │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ + stcmi 15, cr0, [r2, #960] @ 0x3c0 │ │ │ │ + @ instruction: 0xf8d5447d │ │ │ │ + tstlt r4, ip, lsl #8 │ │ │ │ + @ instruction: 0x4620bd70 │ │ │ │ + @ instruction: 0xff90f7ff │ │ │ │ + @ instruction: 0xf8c52802 │ │ │ │ + andle r0, r7, r8, lsl #8 │ │ │ │ + strtmi r4, [r0], -r1, lsr #12 │ │ │ │ + cdp2 0, 8, cr15, cr12, cr6, {0} │ │ │ │ + strtmi r4, [r0], -r1, lsr #12 │ │ │ │ + stc2 0, cr15, [r0], {7} │ │ │ │ + ldrbtmi r4, [r8], #-2168 @ 0xfffff788 │ │ │ │ + bl 440f70 <__time64@plt+0x43f728> │ │ │ │ + andcs fp, sl, #48, 2 │ │ │ │ + @ instruction: 0xf7fe2100 │ │ │ │ + blmi 1d7d7ec <__time64@plt+0x1d7bfa4> │ │ │ │ + andsvs r4, r8, fp, ror r4 │ │ │ │ + ldrbtmi r4, [r8], #-2164 @ 0xfffff78c │ │ │ │ + bl 140f88 <__time64@plt+0x13f740> │ │ │ │ + andcs fp, sl, #48, 2 │ │ │ │ + @ instruction: 0xf7fe2100 │ │ │ │ + blmi 1c7d7d4 <__time64@plt+0x1c7bf8c> │ │ │ │ + subsvs r4, r8, fp, ror r4 │ │ │ │ + ldrbtmi r4, [r8], #-2160 @ 0xfffff790 │ │ │ │ + b ffe40fa0 <__time64@plt+0xffe3f758> │ │ │ │ + andcs fp, sl, #48, 2 │ │ │ │ + @ instruction: 0xf7fe2100 │ │ │ │ + blmi 1b7d7bc <__time64@plt+0x1b7bf74> │ │ │ │ + cmpvs r8, fp, ror r4 │ │ │ │ + ldrbtmi r4, [r8], #-2156 @ 0xfffff794 │ │ │ │ + b ffb40fb8 <__time64@plt+0xffb3f770> │ │ │ │ + andcs fp, sl, #48, 2 │ │ │ │ + @ instruction: 0xf7fe2100 │ │ │ │ + blmi 1a7d7a4 <__time64@plt+0x1a7bf5c> │ │ │ │ + orrsvs r4, r8, fp, ror r4 │ │ │ │ + ldrbtmi r4, [r8], #-2152 @ 0xfffff798 │ │ │ │ + b ff840fd0 <__time64@plt+0xff83f788> │ │ │ │ + andcs fp, sl, #48, 2 │ │ │ │ + @ instruction: 0xf7fe2100 │ │ │ │ + blmi 197d78c <__time64@plt+0x197bf44> │ │ │ │ + bicsvs r4, r8, fp, ror r4 │ │ │ │ + ldrbtmi r4, [r8], #-2148 @ 0xfffff79c │ │ │ │ + b ff540fe8 <__time64@plt+0xff53f7a0> │ │ │ │ + cmplt r0, r4, lsl #12 │ │ │ │ + @ instruction: 0xf82af00c │ │ │ │ + stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ + blmi 18371b0 <__time64@plt+0x1835968> │ │ │ │ + ldrbtmi r2, [fp], #-513 @ 0xfffffdff │ │ │ │ + ldmdami pc, {r1, r3, r4, r7, sp, lr}^ @ │ │ │ │ + @ instruction: 0xf7fe4478 │ │ │ │ + smlawtlt r0, r6, sl, lr │ │ │ │ + @ instruction: 0xf81cf00c │ │ │ │ + ldrbtmi r4, [fp], #-2908 @ 0xfffff4a4 │ │ │ │ + ldmdami ip, {r3, r4, r9, sp, lr}^ │ │ │ │ + @ instruction: 0xf7fe4478 │ │ │ │ + @ instruction: 0xb128eabc │ │ │ │ + @ instruction: 0xf812f00c │ │ │ │ + ldrbtmi r4, [fp], #-2905 @ 0xfffff4a7 │ │ │ │ + ldreq pc, [r0], #-2243 @ 0xfffff73d │ │ │ │ + ldrbtmi r4, [r8], #-2136 @ 0xfffff7a8 │ │ │ │ + b fec41030 <__time64@plt+0xfec3f7e8> │ │ │ │ + @ instruction: 0xf00cb120 │ │ │ │ + blmi 15c105c <__time64@plt+0x15bf814> │ │ │ │ + subsvs r4, r8, #2063597568 @ 0x7b000000 │ │ │ │ + ldrbtmi r4, [r8], #-2133 @ 0xfffff7ab │ │ │ │ + b fe9c1044 <__time64@plt+0xfe9bf7fc> │ │ │ │ + @ instruction: 0xf00bb120 │ │ │ │ + blmi 1503048 <__time64@plt+0x1501800> │ │ │ │ + sbcsvs r4, r8, fp, ror r4 │ │ │ │ + ldrbtmi r4, [r8], #-2130 @ 0xfffff7ae │ │ │ │ + b fe741058 <__time64@plt+0xfe73f810> │ │ │ │ + teqlt r8, r4, lsl #12 │ │ │ │ + @ instruction: 0xfff2f00b │ │ │ │ + cmnlt r8, #5242880 @ 0x500000 │ │ │ │ + andcs r4, r1, #79872 @ 0x13800 │ │ │ │ + tstvs sl, fp, ror r4 │ │ │ │ + ldrbtmi r4, [r8], #-2125 @ 0xfffff7b3 │ │ │ │ + b fe3c1074 <__time64@plt+0xfe3bf82c> │ │ │ │ + cmplt r0, r4, lsl #12 │ │ │ │ + @ instruction: 0xffe4f00b │ │ │ │ + ldmiblt r8, {r0, r2, r9, sl, lr}^ │ │ │ │ + @ instruction: 0xf00c4620 │ │ │ │ + tstplt r0, r3, lsr #16 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xf0044628 │ │ │ │ + @ instruction: 0x4d46f949 │ │ │ │ + @ instruction: 0xf8d5447d │ │ │ │ + cmnlt ip, #12, 8 @ 0xc000000 │ │ │ │ + vmax.s8 d20, d0, d16 │ │ │ │ + @ instruction: 0xf7fe11ff │ │ │ │ + @ instruction: 0x4620eaf8 │ │ │ │ + mvnsne pc, r0, asr #4 │ │ │ │ + bl fe2c10ac <__time64@plt+0xfe2bf864> │ │ │ │ + pop {r0, r8, sp} │ │ │ │ + andcs r4, sp, r0, ror r0 │ │ │ │ + stmiblt r4, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + @ instruction: 0xf0042001 │ │ │ │ + @ instruction: 0xe7e6f931 │ │ │ │ + @ instruction: 0xf00c4620 │ │ │ │ + tstplt r0, #196608 @ p-variant is OBSOLETE @ 0x30000 │ │ │ │ + ldrbtmi r4, [fp], #-2872 @ 0xfffff4c8 │ │ │ │ + bfi r6, sp, #2, #12 │ │ │ │ + @ instruction: 0xf00b4620 │ │ │ │ + @ instruction: 0x4606fffb │ │ │ │ + blmi d6f544 <__time64@plt+0xd6dcfc> │ │ │ │ + addsvs r4, sp, fp, ror r4 │ │ │ │ + strmi lr, [r1], -sp, lsl #15 │ │ │ │ + strtmi r2, [r0], -sl, lsl #4 │ │ │ │ + stmdb r0!, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ble 98d0f8 <__time64@plt+0x98b8b0> │ │ │ │ + ldrbtmi r4, [fp], #-2864 @ 0xfffff4d0 │ │ │ │ + @ instruction: 0xe782609e │ │ │ │ + ldrbtmi r4, [r8], #-2095 @ 0xfffff7d1 │ │ │ │ + b 1241100 <__time64@plt+0x123f8b8> │ │ │ │ + @ instruction: 0xf00cb170 │ │ │ │ + @ instruction: 0x4604f8b5 │ │ │ │ + streq pc, [ip], #-2245 @ 0xfffff73b │ │ │ │ + strmi lr, [r1], -r4, asr #15 │ │ │ │ + strtmi r2, [r0], -sl, lsl #4 │ │ │ │ + stmdb sl, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldrbtmi r4, [fp], #-2856 @ 0xfffff4d8 │ │ │ │ + @ instruction: 0xe7a56118 │ │ │ │ + ldrbtmi r4, [r8], #-2087 @ 0xfffff7d9 │ │ │ │ + b d41128 <__time64@plt+0xd3f8e0> │ │ │ │ + mvnle r2, r0, lsl #16 │ │ │ │ + ldrbtmi r4, [r8], #-2085 @ 0xfffff7db │ │ │ │ + b bc1134 <__time64@plt+0xbbf8ec> │ │ │ │ + mvnle r2, r0, lsl #16 │ │ │ │ + ldrbtmi r4, [r8], #-2083 @ 0xfffff7dd │ │ │ │ + blmi 8fd0cc <__time64@plt+0x8fb884> │ │ │ │ + addsvs r4, r8, fp, ror r4 │ │ │ │ + svclt 0x0000e75b │ │ │ │ + andeq r2, r1, r8, lsr r1 │ │ │ │ + ldrdeq sp, [r0], -lr │ │ │ │ + andeq r1, r1, r8, lsl #1 │ │ │ │ + ldrdeq sp, [r0], -sl │ │ │ │ + andeq r1, r1, r0, ror r0 │ │ │ │ + ldrdeq sp, [r0], -r6 │ │ │ │ + andeq r1, r1, r8, asr r0 │ │ │ │ + ldrdeq sp, [r0], -r2 │ │ │ │ + andeq r1, r1, r0, asr #32 │ │ │ │ + andeq sp, r0, r6, asr #19 │ │ │ │ + andeq r1, r1, r8, lsr #32 │ │ │ │ + @ instruction: 0x0000d9ba │ │ │ │ + andeq r1, r1, sl │ │ │ │ + andeq sp, r0, ip, lsr #19 │ │ │ │ + strdeq r0, [r1], -r6 │ │ │ │ + andeq sp, r0, r0, lsr #19 │ │ │ │ + andeq r2, r1, r6, asr r0 │ │ │ │ + andeq sp, r0, r2, lsr #19 │ │ │ │ + andeq r0, r1, ip, asr #31 │ │ │ │ + muleq r0, lr, r9 │ │ │ │ + @ instruction: 0x00010fb8 │ │ │ │ + muleq r0, r6, r9 │ │ │ │ + muleq r1, ip, pc @ │ │ │ │ + andeq sp, r0, lr, lsl #19 │ │ │ │ + andeq r1, r1, r8, ror #31 │ │ │ │ + andeq r0, r1, sl, lsr pc │ │ │ │ + andeq r0, r1, r8, lsr #30 │ │ │ │ + andeq r0, r1, r2, lsl pc │ │ │ │ + andeq sp, r0, r2, lsl r9 │ │ │ │ + andeq r0, r1, sl, ror #29 │ │ │ │ + andeq sp, r0, lr, ror #17 │ │ │ │ + andeq sp, r0, sl, ror #17 │ │ │ │ + andeq sp, r0, r2, ror #17 │ │ │ │ + andeq r0, r1, r4, asr #29 │ │ │ │ + mvnsmi lr, sp, lsr #18 │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + svceq 0x00e8f8cc │ │ │ │ + ldrmi r4, [r6], -pc, lsl #12 │ │ │ │ + tstlt r8, sp, lsl r6 │ │ │ │ + ldmdblt r3!, {r0, r1, fp, ip, sp, lr}^ │ │ │ │ + stccc 12, cr4, [r1, #-108] @ 0xffffff94 │ │ │ │ + ldrtmi r4, [r8], -sl, lsr #12 │ │ │ │ + @ instruction: 0x4621447c │ │ │ │ + b 19411fc <__time64@plt+0x193f9b4> │ │ │ │ + strtmi r4, [r1], -sl, lsr #12 │ │ │ │ + pop {r4, r5, r9, sl, lr} │ │ │ │ + @ instruction: 0xf7fe41f0 │ │ │ │ + @ instruction: 0xf00cba5b │ │ │ │ + teqpcs sl, r1, lsr r8 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xf7fe4680 │ │ │ │ + @ instruction: 0x4604ea12 │ │ │ │ + movwcs fp, #472 @ 0x1d8 │ │ │ │ + blcc 81238 <__time64@plt+0x7f9f0> │ │ │ │ + @ instruction: 0xf8984641 │ │ │ │ + stmdblt fp, {ip, sp} │ │ │ │ + ldrbtmi r4, [r9], #-2317 @ 0xfffff6f3 │ │ │ │ + stmdblt fp, {r0, r1, r5, fp, ip, sp, lr} │ │ │ │ + ldrbtmi r4, [ip], #-3084 @ 0xfffff3f4 │ │ │ │ + ldrtmi r3, [r8], -r1, lsl #26 │ │ │ │ + @ instruction: 0xf7fe462a │ │ │ │ + strtmi lr, [sl], -r4, asr #20 │ │ │ │ + ldrtmi r4, [r0], -r1, lsr #12 │ │ │ │ + b fc1248 <__time64@plt+0xfbfa00> │ │ │ │ + pop {r6, r9, sl, lr} │ │ │ │ + @ instruction: 0xf00c41f0 │ │ │ │ + stmdbmi r5, {r0, r1, r3, fp, ip, sp, pc} │ │ │ │ + ldrbtmi r4, [r9], #-1604 @ 0xfffff9bc │ │ │ │ + svclt 0x0000e7e8 │ │ │ │ + andeq sp, r0, r4, lsr r8 │ │ │ │ + strdeq sp, [r0], -lr │ │ │ │ + strdeq sp, [r0], -r6 │ │ │ │ + ldrdeq sp, [r0], -r2 │ │ │ │ + mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + svceq 0x00d0f8cc │ │ │ │ + ldmdbmi r7!, {r0, r1, r2, r3, r9, sl, lr} │ │ │ │ + bmi dd4ae4 <__time64@plt+0xdd329c> │ │ │ │ + addlt r4, r5, r9, ror r4 │ │ │ │ + stmpl sl, {r2, r9, sl, lr} │ │ │ │ + andls r6, r3, #1179648 @ 0x120000 │ │ │ │ + andeq pc, r0, #79 @ 0x4f │ │ │ │ + stmdavc r4, {r3, r8, ip, sp, pc} │ │ │ │ + bmi cb1854 <__time64@plt+0xcb000c> │ │ │ │ + ldrbtmi r4, [sl], #-2864 @ 0xfffff4d0 │ │ │ │ + ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ + subsmi r9, sl, r3, lsl #22 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + @ instruction: 0x4620d153 │ │ │ │ + pop {r0, r2, ip, sp, pc} │ │ │ │ + @ instruction: 0xf00b83f0 │ │ │ │ + ldrdcs pc, [ip, -fp]! │ │ │ │ + @ instruction: 0xf7fe4605 │ │ │ │ + @ instruction: 0xb108e9bc │ │ │ │ + andvc r2, r3, r0, lsl #6 │ │ │ │ + @ instruction: 0x4628213a │ │ │ │ + ldmib r4!, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + strmi r4, [r4], -r9, lsr #13 │ │ │ │ + strmi fp, [r1], r0, lsr #2 │ │ │ │ + movwcs r4, #1580 @ 0x62c │ │ │ │ + blcc 8130c <__time64@plt+0x7fac4> │ │ │ │ + strbmi r4, [r8], -r1, lsr #18 │ │ │ │ + stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ + andhi pc, r8, sp, asr #17 │ │ │ │ + @ instruction: 0xf7fe4479 │ │ │ │ + stmiblt r0, {r1, r4, r6, fp, sp, lr, pc} │ │ │ │ + bicvc pc, sp, #805306372 @ 0x30000004 │ │ │ │ + tstlt ip, r3, lsr r0 │ │ │ │ + ldmiblt fp!, {r0, r1, r5, fp, ip, sp, lr}^ │ │ │ │ + @ instruction: 0xf0074620 │ │ │ │ + eorsvs pc, r8, pc, lsr #24 │ │ │ │ + eorshi fp, r0, r8, lsl fp │ │ │ │ + strtmi r2, [r8], -r0, lsl #8 │ │ │ │ + @ instruction: 0xffaaf00b │ │ │ │ + strbmi lr, [r2], -r1, asr #15 │ │ │ │ + strbmi sl, [r8], -r2, lsl #18 │ │ │ │ + stmda r6, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + eorshi fp, r0, r0, lsl #5 │ │ │ │ + movwcs fp, #2328 @ 0x918 │ │ │ │ + eorshi r6, r3, fp, lsr r0 │ │ │ │ + blls bd2f0 <__time64@plt+0xbbaa8> │ │ │ │ + smlalsle r4, r8, r9, r5 │ │ │ │ + rscle r2, r0, r0, lsl #22 │ │ │ │ + blcs 213b0 <__time64@plt+0x1fb68> │ │ │ │ + ubfx sp, sp, #1, #19 │ │ │ │ + strtmi sl, [r0], -r1, lsl #18 │ │ │ │ + @ instruction: 0xff04f00b │ │ │ │ + eorsvs r9, r8, r1, lsl #22 │ │ │ │ + blcs 213c4 <__time64@plt+0x1fb7c> │ │ │ │ + strcs sp, [r1], #-470 @ 0xfffffe2a │ │ │ │ + @ instruction: 0xf7fee7db │ │ │ │ + svclt 0x0000e894 │ │ │ │ + andeq r0, r1, ip, ror #22 │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + andeq r0, r1, r2, asr fp │ │ │ │ + andeq sp, r0, r0, asr #14 │ │ │ │ + mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + mcrreq 8, 4, pc, r0, cr12 @ │ │ │ │ + @ instruction: 0xf5ad4a86 │ │ │ │ + blmi fe19a994 <__time64@plt+0xfe19914c> │ │ │ │ + ldrbtmi fp, [sl], #-129 @ 0xffffff7f │ │ │ │ + @ instruction: 0xf50d460c │ │ │ │ + strmi r5, [r5], -r0, lsl #3 │ │ │ │ + ldmpl r3, {r2, r3, r4, r8, ip, sp}^ │ │ │ │ + andvs r6, fp, fp, lsl r8 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + stc2l 7, cr15, [r6, #-1020]! @ 0xfffffc04 │ │ │ │ + subsle r2, ip, r1, lsl #16 │ │ │ │ + eorle r2, r7, r2, lsl #16 │ │ │ │ + ldrbtmi r4, [r8], #-2173 @ 0xfffff783 │ │ │ │ + stmia lr!, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmdacs r0, {r0, r9, sl, lr} │ │ │ │ + sbchi pc, r8, r0 │ │ │ │ + @ instruction: 0xf640487a │ │ │ │ + ldrbtmi r7, [r8], #-767 @ 0xfffffd01 │ │ │ │ + ldmdb lr!, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + andcs r4, r0, #120, 22 @ 0x1e000 │ │ │ │ + @ instruction: 0xf883447b │ │ │ │ + bmi 1dcf3d8 <__time64@plt+0x1dcdb90> │ │ │ │ + orrpl pc, r0, sp, lsl #10 │ │ │ │ + tstcc ip, r1, ror fp │ │ │ │ + ldmdami r5!, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ + ldmpl r3, {r3, r4, r5, r6, sl, lr}^ │ │ │ │ + stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ + @ instruction: 0xf04f405a │ │ │ │ + @ instruction: 0xf0400300 │ │ │ │ + @ instruction: 0xf50d80d2 │ │ │ │ + andlt r5, r1, r1, lsl #27 │ │ │ │ + mvnshi lr, #12386304 @ 0xbd0000 │ │ │ │ + @ instruction: 0xf0002d00 │ │ │ │ + stmdami sp!, {r3, r4, r7, pc}^ │ │ │ │ + @ instruction: 0xf6404629 │ │ │ │ + ldrbtmi r7, [r8], #-767 @ 0xfffffd01 │ │ │ │ + ldmdb sl, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + strcs r4, [r0], -sl, ror #26 │ │ │ │ + @ instruction: 0xf885447d │ │ │ │ + stccs 15, cr6, [r0], {255} @ 0xff │ │ │ │ + ldrdcs sp, [lr, -r9]! │ │ │ │ + @ instruction: 0xf7fe4628 │ │ │ │ + @ instruction: 0x4603e992 │ │ │ │ + strtmi r2, [r8], -pc, lsr #2 │ │ │ │ + @ instruction: 0xf7fe461d │ │ │ │ + stmdbmi r3!, {r2, r3, r7, r8, fp, sp, lr, pc}^ │ │ │ │ + vst1.32 {d20-d23}, [pc], r5 │ │ │ │ + @ instruction: 0xf04f5380 │ │ │ │ + svclt 0x00880201 │ │ │ │ + ldrbtmi r7, [r9], #-46 @ 0xffffffd2 │ │ │ │ + strne lr, [r0], #-2509 @ 0xfffff633 │ │ │ │ + ldrmi sl, [r9], -r7, lsl #24 │ │ │ │ + @ instruction: 0xf7fe4620 │ │ │ │ + ldmdami ip, {r2, r4, r5, r6, r7, r8, fp, sp, lr, pc}^ │ │ │ │ + addpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ + ldrbtmi r4, [r8], #-1569 @ 0xfffff9df │ │ │ │ + ldm r8!, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + @ instruction: 0xb115e7b7 │ │ │ │ + blcs 2151c <__time64@plt+0x1fcd4> │ │ │ │ + ldmdami r7, {r1, r4, r6, r8, ip, lr, pc}^ │ │ │ │ + @ instruction: 0xf7fe4478 │ │ │ │ + @ instruction: 0x4601e890 │ │ │ │ + subsle r2, r3, r0, lsl #16 │ │ │ │ + @ instruction: 0xf6404854 │ │ │ │ + ldrbtmi r7, [r8], #-767 @ 0xfffffd01 │ │ │ │ + stmdb r0!, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + strcs r4, [r0, #-3922] @ 0xfffff0ae │ │ │ │ + @ instruction: 0xf887447f │ │ │ │ + stccs 15, cr5, [r0], {255} @ 0xff │ │ │ │ + @ instruction: 0x213ad09f │ │ │ │ + @ instruction: 0xf7fe4638 │ │ │ │ + @ instruction: 0x4606e958 │ │ │ │ + addsle r2, r8, r0, lsl #16 │ │ │ │ + stmdaeq r0!, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf1a84638 │ │ │ │ + @ instruction: 0xf1a8020e │ │ │ │ + @ instruction: 0xf7ff0108 │ │ │ │ + stmdami r8, {r0, r2, r3, r4, r6, r7, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ + ldrbtmi r3, [r8], #-1537 @ 0xfffff9ff │ │ │ │ + @ instruction: 0xf988f00b │ │ │ │ + @ instruction: 0xf84842ac │ │ │ │ + blle 3da4fc <__time64@plt+0x3d8cb4> │ │ │ │ + ldmdbeq r4, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ + and sl, r2, r7, lsl #30 │ │ │ │ + adcmi r3, ip, #4194304 @ 0x400000 │ │ │ │ + strbmi sp, [sl], -r8, lsl #22 │ │ │ │ + @ instruction: 0x46304639 │ │ │ │ + @ instruction: 0xf8e2f00b │ │ │ │ + mvnsle r2, r0, lsl #16 │ │ │ │ + stceq 8, cr15, [r4], {8} │ │ │ │ + @ instruction: 0xf9c4f00b │ │ │ │ + stccc 8, cr15, [r4], {24} │ │ │ │ + cmple sl, r0, lsl #22 │ │ │ │ + stceq 8, cr15, [lr], {56} @ 0x38 │ │ │ │ + ldmdbmi r8!, {r2, sl, lr} │ │ │ │ + mvnscc pc, #79 @ 0x4f │ │ │ │ + ldrtmi r2, [r0], -r1, lsl #4 │ │ │ │ + stmib sp, {r0, r3, r4, r5, r6, sl, lr}^ │ │ │ │ + vst3.8 {d17-d19}, [pc], r0 │ │ │ │ + @ instruction: 0xf7fe5180 │ │ │ │ + @ instruction: 0xe760e996 │ │ │ │ + @ instruction: 0x46294832 │ │ │ │ + rscsvc pc, pc, #64, 12 @ 0x4000000 │ │ │ │ + @ instruction: 0xf7fe4478 │ │ │ │ + sbfx lr, r4, #17, #18 │ │ │ │ + @ instruction: 0xf640492f │ │ │ │ + stmdami pc!, {r0, r1, r2, r3, r4, r5, r6, r7, r9, ip, sp, lr} @ │ │ │ │ + ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ + stmia sl, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmdami sp!, {r3, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ + @ instruction: 0xf7fe4478 │ │ │ │ + strmi lr, [r1], -ip, lsr #16 │ │ │ │ + stmdami fp!, {r3, r4, r5, r6, r8, ip, sp, pc} │ │ │ │ + rscsvc pc, pc, #64, 12 @ 0x4000000 │ │ │ │ + @ instruction: 0xf7fe4478 │ │ │ │ + @ instruction: 0xe761e8be │ │ │ │ + @ instruction: 0xf6404928 │ │ │ │ + stmdami r8!, {r0, r1, r2, r3, r4, r5, r6, r7, r9, ip, sp, lr} │ │ │ │ + ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ + ldm r4!, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmdami r6!, {r2, r4, r5, r8, r9, sl, sp, lr, pc} │ │ │ │ + orrpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ + bmi 995a04 <__time64@plt+0x9941bc> │ │ │ │ + ldrbtmi r4, [r9], #-1144 @ 0xfffffb88 │ │ │ │ + ldrbtmi r9, [sl], #-258 @ 0xfffffefe │ │ │ │ + ldrmi r9, [r9], -r0, lsl #4 │ │ │ │ + @ instruction: 0xf8d02201 │ │ │ │ + andls r0, r1, ip, lsl #8 │ │ │ │ + ldrbtmi r4, [r8], #-2081 @ 0xfffff7df │ │ │ │ + ldmdb sl, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + andcs lr, sl, #68, 14 @ 0x1100000 │ │ │ │ + @ instruction: 0xf1a82100 │ │ │ │ + @ instruction: 0xf7fd0004 │ │ │ │ + strmi lr, [r4], -lr, lsl #30 │ │ │ │ + @ instruction: 0xf7fde7af │ │ │ │ + svclt 0x0000ef74 │ │ │ │ + andeq r0, r1, r6, ror #20 │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + andeq sp, r0, r6, lsl #13 │ │ │ │ + ldrdeq r4, [r1], -r2 │ │ │ │ + andeq r4, r1, r8, asr #1 │ │ │ │ + andeq r0, r1, r4, lsl sl │ │ │ │ + strheq r4, [r1], -r4 @ │ │ │ │ + andeq r4, r1, sl, lsl #1 │ │ │ │ + andeq r4, r1, r0, lsl #1 │ │ │ │ + andeq sp, r0, lr, lsr #12 │ │ │ │ + andeq r4, r1, sl, lsr r0 │ │ │ │ + andeq sp, r0, r8, asr #11 │ │ │ │ + andeq r4, r1, r6, lsl r0 │ │ │ │ + andeq r4, r1, ip │ │ │ │ + muleq r0, r6, r5 │ │ │ │ + andeq sp, r0, r4, lsr #11 │ │ │ │ + andeq r3, r1, ip, ror pc │ │ │ │ + andeq sp, r0, r8, lsl r5 │ │ │ │ + andeq r3, r1, sl, ror #30 │ │ │ │ + andeq sp, r0, ip, lsl r5 │ │ │ │ + andeq r3, r1, r0, asr pc │ │ │ │ + andeq sp, r0, ip, ror #9 │ │ │ │ + andeq r3, r1, lr, lsr pc │ │ │ │ + andeq r1, r1, r0, lsl fp │ │ │ │ + strdeq sp, [r0], -r2 │ │ │ │ + strdeq sp, [r0], -sl │ │ │ │ + andeq r3, r1, r6, lsl pc │ │ │ │ + vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ + bl feb5a818 <__time64@plt+0xfeb58fd0> │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ + blmi 5c7400 <__time64@plt+0x5c5bb8> │ │ │ │ + ldmdbmi r7, {r0, r1, r2, r3, r4, r7, ip, sp, pc} │ │ │ │ + ldrbtmi r4, [fp], #-1540 @ 0xfffff9fc │ │ │ │ + ldrbtmi r4, [r9], #-2582 @ 0xfffff5ea │ │ │ │ + strpl pc, [ip], #-2259 @ 0xfffff72d │ │ │ │ + strtmi r5, [r8], -sl, lsl #17 │ │ │ │ + andsls r6, sp, #1179648 @ 0x120000 │ │ │ │ + andeq pc, r0, #79 @ 0x4f │ │ │ │ + svc 0x00f4f7fd │ │ │ │ + strmi r4, [r2], -r9, lsr #12 │ │ │ │ + @ instruction: 0xf7fe4620 │ │ │ │ + ldrdlt lr, [r0, #-136]! @ 0xffffff78 │ │ │ │ + bmi 38b650 <__time64@plt+0x389e08> │ │ │ │ + ldrbtmi r4, [sl], #-2828 @ 0xfffff4f4 │ │ │ │ + ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ + subsmi r9, sl, sp, lsl fp │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + andslt sp, pc, r9, lsl #2 │ │ │ │ + @ instruction: 0x4669bd30 │ │ │ │ + @ instruction: 0xf7fd4620 │ │ │ │ + blx fec3f088 <__time64@plt+0xfec3d840> │ │ │ │ + stmdbeq r0, {r7, ip, sp, lr, pc}^ │ │ │ │ + @ instruction: 0xf7fde7eb │ │ │ │ + svclt 0x0000ef08 │ │ │ │ + andeq r1, r1, sl, asr sl │ │ │ │ + andeq r0, r1, lr, asr #15 │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + andeq r0, r1, r6, lsr #15 │ │ │ │ + vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ + bl feb5a894 <__time64@plt+0xfeb5904c> │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ + @ instruction: 0xf84c0000 │ │ │ │ + bmi c86760 <__time64@plt+0xc84f18> │ │ │ │ + stcpl 5, cr15, [r1, #692] @ 0x2b4 │ │ │ │ + @ instruction: 0xf50d4b31 │ │ │ │ + ldrbtmi r5, [sl], #-384 @ 0xfffffe80 │ │ │ │ + ldmpl r3, {r2, r3, r4, r8, ip, sp}^ │ │ │ │ + andvs r6, fp, fp, lsl r8 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + subsle r2, r0, r0, lsl #16 │ │ │ │ + strmi r6, [r4], -r3, lsl #28 │ │ │ │ + suble r2, ip, r0, lsl #22 │ │ │ │ + bcs 1e430 <__time64@plt+0x1cbe8> │ │ │ │ + ldmdavs sl, {r0, r3, r6, r8, r9, fp, ip, lr, pc}^ │ │ │ │ + ldrtle r0, [fp], #-2002 @ 0xfffff82e │ │ │ │ + blcs 1e040 <__time64@plt+0x1c7f8> │ │ │ │ + ldmib r4, {r6, ip, lr, pc}^ │ │ │ │ + cdpge 1, 0, cr2, cr7, cr4, {0} │ │ │ │ + stmib sp, {r5, r7, sl, fp, sp, lr}^ │ │ │ │ + ldrtmi r1, [r0], -r3 │ │ │ │ + stmib sp, {r1, r5, r8, fp, lr}^ │ │ │ │ + vst1.8 {d19-d22}, [pc], r1 │ │ │ │ + ldrbtmi r5, [r9], #-896 @ 0xfffffc80 │ │ │ │ + tstls r0, r1, lsl #4 │ │ │ │ + @ instruction: 0xf7fe4619 │ │ │ │ + ldrtmi lr, [r0], -r4, lsr #17 │ │ │ │ + svc 0x0094f7fd │ │ │ │ + strmi r6, [r5], -r3, lsr #28 │ │ │ │ + mvnscc pc, pc, asr #32 │ │ │ │ + blvs 166fb18 <__time64@plt+0x166e2d0> │ │ │ │ + @ instruction: 0x46324b19 │ │ │ │ + ldrbtmi r4, [fp], #-1568 @ 0xfffff9e0 │ │ │ │ + @ instruction: 0xf003681b │ │ │ │ + cdpvs 15, 2, cr15, cr3, cr3, {7} │ │ │ │ + svclt 0x00181b40 │ │ │ │ + rscscc pc, pc, pc, asr #32 │ │ │ │ + addsvs r2, sl, r1, lsl #4 │ │ │ │ + @ instruction: 0xf50d4a13 │ │ │ │ + blmi 3d7d30 <__time64@plt+0x3d64e8> │ │ │ │ + ldrbtmi r3, [sl], #-284 @ 0xfffffee4 │ │ │ │ + ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ + subsmi r6, sl, fp, lsl #16 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + @ instruction: 0xf50dd110 │ │ │ │ + ldcllt 13, cr5, [r0, #-516]! @ 0xfffffdfc │ │ │ │ + bcs 5e7b4 <__time64@plt+0x5cf6c> │ │ │ │ + andcs fp, r0, r8, lsl pc │ │ │ │ + bvs 16f7ef4 <__time64@plt+0x16f66ac> │ │ │ │ + @ instruction: 0xd1be2b00 │ │ │ │ + ldrbtmi r4, [fp], #-2824 @ 0xfffff4f8 │ │ │ │ + @ instruction: 0xf04fe7bb │ │ │ │ + @ instruction: 0xe7e130ff │ │ │ │ + mrc 7, 4, APSR_nzcv, cr0, cr13, {7} │ │ │ │ + andeq r0, r1, lr, asr #14 │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + muleq r0, r2, r3 │ │ │ │ + strdeq r0, [r1], -sl │ │ │ │ + andeq r0, r1, r6, asr #13 │ │ │ │ + andeq sp, r0, r2, ror #1 │ │ │ │ + vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ + bl feb5a988 <__time64@plt+0xfeb59140> │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ + blmi a476b0 <__time64@plt+0xa45e68> │ │ │ │ + stmdbmi r9!, {r2, r3, r7, ip, sp, pc} │ │ │ │ + ldrbtmi r2, [fp], #-0 │ │ │ │ + ldrbtmi r4, [r9], #-2600 @ 0xfffff5d8 │ │ │ │ + @ instruction: 0xf8d34c28 │ │ │ │ + ldrbtmi r3, [ip], #-1040 @ 0xfffffbf0 │ │ │ │ + ldmdavs r2, {r1, r3, r7, fp, ip, lr} │ │ │ │ + @ instruction: 0xf04f920b │ │ │ │ + eorvc r0, r0, r0, lsl #4 │ │ │ │ + bmi 931d60 <__time64@plt+0x930518> │ │ │ │ + ldrbtmi r4, [sl], #-2849 @ 0xfffff4df │ │ │ │ + ldrbtmi r4, [r8], #-2083 @ 0xfffff7dd │ │ │ │ + ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ + subsmi r9, sl, fp, lsl #22 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + andlt sp, ip, r2, lsr r1 │ │ │ │ + @ instruction: 0xf7febd10 │ │ │ │ + @ instruction: 0xf1b1e83e │ │ │ │ + svclt 0x00083fff │ │ │ │ + svccc 0x00fff1b0 │ │ │ │ + smlabteq r8, sp, r9, lr │ │ │ │ + stmdage r8, {r0, r1, r2, r5, r6, r7, ip, lr, pc} │ │ │ │ + ldc 7, cr15, [ip, #1012]! @ 0x3f4 │ │ │ │ + stmdacs r0, {r2, r7, r9, sl, lr} │ │ │ │ + stmdavs r3, {r0, r5, r6, r7, ip, lr, pc} │ │ │ │ + movwls r4, #26144 @ 0x6620 │ │ │ │ + @ instruction: 0xf8df2201 │ │ │ │ + vst4.16 {d30-d33}, [pc :64], r4 │ │ │ │ + @ instruction: 0xf8dc5380 │ │ │ │ + tstls r5, r4 │ │ │ │ + @ instruction: 0x461944fe │ │ │ │ + ldrdmi pc, [r8], -ip │ │ │ │ + @ instruction: 0xf8dc9404 │ │ │ │ + vqadd.s8 d4, d4, d4 │ │ │ │ + strls r7, [r3], #-1132 @ 0xfffffb94 │ │ │ │ + @ instruction: 0x4010f8dc │ │ │ │ + strls r4, [r2], #-1044 @ 0xfffffbec │ │ │ │ + ldrdmi pc, [ip], -ip │ │ │ │ + @ instruction: 0xf8cd9401 │ │ │ │ + @ instruction: 0xf7fee000 │ │ │ │ + strb lr, [r0, sl, lsl #16] │ │ │ │ + mcr 7, 1, pc, cr10, cr13, {7} @ │ │ │ │ + andeq r1, r1, sl, ror #17 │ │ │ │ + andeq r0, r1, lr, asr r6 │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + strdeq r1, [r1], -sl │ │ │ │ + andeq r0, r1, r2, asr #12 │ │ │ │ + andeq r1, r1, r2, ror #25 │ │ │ │ + muleq r0, r4, r2 │ │ │ │ + svcmi 0x00f0e92d │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + mrrceq 8, 4, pc, r0, cr12 @ │ │ │ │ + stcpl 5, cr15, [r1, #692] @ 0x2b4 │ │ │ │ + addlt r4, r3, r4, lsl #12 │ │ │ │ + svcge 0x000a4850 │ │ │ │ + ldrbtmi r4, [r8], #-2896 @ 0xfffff4b0 │ │ │ │ + @ instruction: 0xf50d2200 │ │ │ │ + @ instruction: 0xf8475581 │ │ │ │ + strcc r2, [r4, #-3080] @ 0xfffff3f8 │ │ │ │ + ldmdavs fp, {r0, r1, r6, r7, fp, ip, lr} │ │ │ │ + @ instruction: 0xf04f602b │ │ │ │ + stccs 3, cr0, [r0], {-0} │ │ │ │ + addhi pc, fp, r0 │ │ │ │ + blcs 1f120 <__time64@plt+0x1d8d8> │ │ │ │ + addhi pc, r7, r0 │ │ │ │ + addsmi r6, r0, #88, 22 @ 0x16000 │ │ │ │ + addhi pc, r3, r0, asr #5 │ │ │ │ + @ instruction: 0x07c06858 │ │ │ │ + ldcvs 5, cr13, [r8], {25} │ │ │ │ + svclt 0x00182801 │ │ │ │ + andsle r4, r4, r7, lsl r6 │ │ │ │ + addsvs r2, sl, r1, lsl #4 │ │ │ │ + @ instruction: 0xf50d4a40 │ │ │ │ + blmi f97ec0 <__time64@plt+0xf96678> │ │ │ │ + ldrbtmi r3, [sl], #-260 @ 0xfffffefc │ │ │ │ + ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ + subsmi r6, sl, fp, lsl #16 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + ldrtmi sp, [r8], -lr, ror #2 │ │ │ │ + stcpl 5, cr15, [r1, #52] @ 0x34 │ │ │ │ + pop {r0, r1, ip, sp, pc} │ │ │ │ + @ instruction: 0x46088ff0 │ │ │ │ + stc2l 0, cr15, [ip], {11} │ │ │ │ + strmi r4, [r5], -r1, lsl #12 │ │ │ │ + blx 1a3f916 <__time64@plt+0x1a3e0ce> │ │ │ │ + andcs r4, r4, #52, 18 @ 0xd0000 │ │ │ │ + ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ + svc 0x0082f7fd │ │ │ │ + suble r2, r7, r0, lsl #16 │ │ │ │ + @ instruction: 0xf7fd4628 │ │ │ │ + @ instruction: 0x2101ee96 │ │ │ │ + addpl pc, r0, r0, lsl #10 │ │ │ │ + ldc2 0, cr15, [r2], {11} │ │ │ │ + strmi r6, [r6], -r3, lsr #28 │ │ │ │ + suble r2, r2, r0, lsl #22 │ │ │ │ + ldrdhi pc, [r4], -r3 @ │ │ │ │ + svceq 0x0000f1b8 │ │ │ │ + @ instruction: 0xf857d041 │ │ │ │ + ldmib r4, {r3, sl, fp, ip, sp, lr}^ │ │ │ │ + strtmi r9, [pc], #-2564 @ 3924 <__time64@plt+0x20dc> │ │ │ │ + ldrdlt pc, [r8], #-132 @ 0xffffff7c │ │ │ │ + @ instruction: 0xff2af7ff │ │ │ │ + @ instruction: 0xf44f4b24 │ │ │ │ + stmib sp, {r7, r8, ip, lr}^ │ │ │ │ + andcs fp, r1, #5 │ │ │ │ + @ instruction: 0x4630447b │ │ │ │ + stmdacc r0, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ + mvnscc pc, #79 @ 0x4f │ │ │ │ + bls fe07c <__time64@plt+0xfc834> │ │ │ │ + @ instruction: 0xf7fd9702 │ │ │ │ + mcrvs 15, 1, lr, cr3, cr10, {3} │ │ │ │ + mvnscc pc, pc, asr #32 │ │ │ │ + blvs 166fd64 <__time64@plt+0x166e51c> │ │ │ │ + @ instruction: 0x46324b1a │ │ │ │ + ldrbtmi r4, [fp], #-1568 @ 0xfffff9e0 │ │ │ │ + @ instruction: 0xf003681b │ │ │ │ + @ instruction: 0x4607febd │ │ │ │ + @ instruction: 0xf7fd4630 │ │ │ │ + @ instruction: 0x4602ee5e │ │ │ │ + @ instruction: 0x46281bd7 │ │ │ │ + @ instruction: 0xf04fbf18 │ │ │ │ + @ instruction: 0xf00b37ff │ │ │ │ + @ instruction: 0x4630fc79 │ │ │ │ + ldc2l 0, cr15, [r6], #-44 @ 0xffffffd4 │ │ │ │ + ldr r6, [r3, r3, lsr #28] │ │ │ │ + andeq pc, r8, #-1073741783 @ 0xc0000029 │ │ │ │ + qasxmi r1, r8, r9 │ │ │ │ + cdp2 0, 8, cr15, cr10, cr10, {0} │ │ │ │ + @ instruction: 0xf8dfe7b0 │ │ │ │ + ldrbtmi r8, [r8], #48 @ 0x30 │ │ │ │ + @ instruction: 0xf8dfe7bd │ │ │ │ + ldrbtmi r8, [r8], #44 @ 0x2c │ │ │ │ + @ instruction: 0xf04fe7b9 │ │ │ │ + @ instruction: 0xe78337ff │ │ │ │ + stcl 7, cr15, [ip, #-1012]! @ 0xfffffc0c │ │ │ │ + andeq r0, r1, r6, lsl #11 │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + andeq r0, r1, sl, lsr r5 │ │ │ │ + andeq sp, r0, r2, asr #3 │ │ │ │ + andeq sp, r0, r0, lsl #3 │ │ │ │ + andeq r0, r1, lr, lsr #13 │ │ │ │ + andeq ip, r0, r2, lsr #29 │ │ │ │ + muleq r0, sl, lr │ │ │ │ + vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ + bl feb5abd8 <__time64@plt+0xfeb59390> │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ + @ instruction: 0xf84c0000 │ │ │ │ + @ instruction: 0x46080c18 │ │ │ │ + bmi c1522c <__time64@plt+0xc139e4> │ │ │ │ + stcpl 5, cr15, [r0, #692] @ 0x2b4 │ │ │ │ + addlt r4, r2, pc, lsr #22 │ │ │ │ + @ instruction: 0xf50d447a │ │ │ │ + strcc r5, [r4], #-1152 @ 0xfffffb80 │ │ │ │ + ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ + @ instruction: 0xf04f6023 │ │ │ │ + stmdbcs r0, {r8, r9} │ │ │ │ + stmdavc fp, {r1, r2, r6, ip, lr, pc} │ │ │ │ + suble r2, r3, r0, lsl #22 │ │ │ │ + stcge 13, cr10, [r2], {1} │ │ │ │ + rscsvc pc, pc, #64, 12 @ 0x4000000 │ │ │ │ + @ instruction: 0xf7fd4628 │ │ │ │ + @ instruction: 0x4628ee5a │ │ │ │ + @ instruction: 0xf8842600 │ │ │ │ + @ instruction: 0xf00b6ffb │ │ │ │ + @ instruction: 0x4628fafd │ │ │ │ + blx fea3fa58 <__time64@plt+0xfea3e210> │ │ │ │ + vpmax.s8 d25, d6, d1 │ │ │ │ + vbic.i32 , #25088 @ 0x00006200 │ │ │ │ + addsmi r5, sl, #-872415231 @ 0xcc000001 │ │ │ │ + andcs sp, sl, #25 │ │ │ │ + strtmi r2, [r8], -r0, lsl #2 │ │ │ │ + ldc 7, cr15, [r8], #1012 @ 0x3f4 │ │ │ │ + ldrbtmi r4, [fp], #-2842 @ 0xfffff4e6 │ │ │ │ + andcs r6, r0, r8, asr r0 │ │ │ │ + @ instruction: 0xf50d4a19 │ │ │ │ + blmi 598054 <__time64@plt+0x59680c> │ │ │ │ + ldrbtmi r3, [sl], #-260 @ 0xfffffefc │ │ │ │ + ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ + subsmi r6, sl, fp, lsl #16 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + @ instruction: 0xf50dd11d │ │ │ │ + andlt r5, r2, r0, lsl #27 │ │ │ │ + stmiahi fp!, {r4, r5, r6, r8, sl, fp, ip, sp, pc} │ │ │ │ + mvnle r2, r4, ror fp │ │ │ │ + @ instruction: 0x23b44c10 │ │ │ │ + ldrbtmi r4, [ip], #-2064 @ 0xfffff7f0 │ │ │ │ + rsbvs r4, r3, r8, ror r4 │ │ │ │ + stc 7, cr15, [sl, #1012] @ 0x3f4 │ │ │ │ + rscle r2, r0, r0, lsl #16 │ │ │ │ + ldrtmi r2, [r1], -sl, lsl #4 │ │ │ │ + ldc 7, cr15, [r2], {253} @ 0xfd │ │ │ │ + ldrb r6, [sl, r0, rrx] │ │ │ │ + ldrbtmi r4, [r9], #-2314 @ 0xfffff6f6 │ │ │ │ + mrc2 7, 6, pc, cr10, cr15, {7} │ │ │ │ + rscscc pc, pc, pc, asr #32 │ │ │ │ + @ instruction: 0xf7fde7d4 │ │ │ │ + svclt 0x0000ecf2 │ │ │ │ + andeq r0, r1, r8, lsl #8 │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + andeq r0, r1, r6, asr #11 │ │ │ │ + andeq r0, r1, r2, lsr #7 │ │ │ │ + muleq r1, r2, r5 │ │ │ │ + andeq ip, r0, r8, ror #29 │ │ │ │ + andeq sp, r0, sl, asr #32 │ │ │ │ + vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ + bl feb5accc <__time64@plt+0xfeb59484> │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ + @ instruction: 0xf84c0000 │ │ │ │ + @ instruction: 0x46080c18 │ │ │ │ + bmi c15320 <__time64@plt+0xc13ad8> │ │ │ │ + stcpl 5, cr15, [r0, #692] @ 0x2b4 │ │ │ │ + addlt r4, r2, pc, lsr #22 │ │ │ │ + @ instruction: 0xf50d447a │ │ │ │ + strcc r5, [r4], #-1152 @ 0xfffffb80 │ │ │ │ + ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ + @ instruction: 0xf04f6023 │ │ │ │ + stmdbcs r0, {r8, r9} │ │ │ │ + stmdavc fp, {r1, r2, r6, ip, lr, pc} │ │ │ │ + suble r2, r3, r0, lsl #22 │ │ │ │ + stcge 13, cr10, [r2], {1} │ │ │ │ + rscsvc pc, pc, #64, 12 @ 0x4000000 │ │ │ │ + @ instruction: 0xf7fd4628 │ │ │ │ + strtmi lr, [r8], -r0, ror #27 │ │ │ │ + @ instruction: 0xf8842600 │ │ │ │ + @ instruction: 0xf00b6ffb │ │ │ │ + strtmi pc, [r8], -r3, lsl #21 │ │ │ │ + blx bbfb4c <__time64@plt+0xbbe304> │ │ │ │ + vpmax.s8 d25, d6, d1 │ │ │ │ + vbic.i32 , #25088 @ 0x00006200 │ │ │ │ + addsmi r5, sl, #-872415231 @ 0xcc000001 │ │ │ │ + andcs sp, sl, #25 │ │ │ │ + strtmi r2, [r8], -r0, lsl #2 │ │ │ │ + ldc 7, cr15, [lr], #-1012 @ 0xfffffc0c │ │ │ │ + ldrbtmi r4, [fp], #-2842 @ 0xfffff4e6 │ │ │ │ + andcs r6, r0, r8, lsl r0 │ │ │ │ + @ instruction: 0xf50d4a19 │ │ │ │ + blmi 598148 <__time64@plt+0x596900> │ │ │ │ + ldrbtmi r3, [sl], #-260 @ 0xfffffefc │ │ │ │ + ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ + subsmi r6, sl, fp, lsl #16 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + @ instruction: 0xf50dd11d │ │ │ │ + andlt r5, r2, r0, lsl #27 │ │ │ │ + stmiahi fp!, {r4, r5, r6, r8, sl, fp, ip, sp, pc} │ │ │ │ + mvnle r2, r4, ror fp │ │ │ │ + movwcs r4, #64528 @ 0xfc10 │ │ │ │ + ldrbtmi r4, [ip], #-2064 @ 0xfffff7f0 │ │ │ │ + eorvs r4, r3, r8, ror r4 │ │ │ │ + ldc 7, cr15, [r0, #-1012] @ 0xfffffc0c │ │ │ │ + rscle r2, r0, r0, lsl #16 │ │ │ │ + ldrtmi r2, [r1], -sl, lsl #4 │ │ │ │ + ldc 7, cr15, [r8], {253} @ 0xfd │ │ │ │ + ldrb r6, [sl, r0, lsr #32] │ │ │ │ + ldrbtmi r4, [r9], #-2314 @ 0xfffff6f6 │ │ │ │ + mcr2 7, 3, pc, cr0, cr15, {7} @ │ │ │ │ + rscscc pc, pc, pc, asr #32 │ │ │ │ + @ instruction: 0xf7fde7d4 │ │ │ │ + svclt 0x0000ec78 │ │ │ │ + andeq r0, r1, r4, lsl r3 │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + ldrdeq r0, [r1], -r2 │ │ │ │ + andeq r0, r1, lr, lsr #5 │ │ │ │ + muleq r1, lr, r4 │ │ │ │ + andeq ip, r0, r0, ror #27 │ │ │ │ + andeq ip, r0, r2, ror pc │ │ │ │ + svcmi 0x00f0e92d │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + mrrceq 8, 4, pc, r0, cr12 @ │ │ │ │ + stcpl 5, cr15, [r1, #692] @ 0x2b4 │ │ │ │ + addlt r4, r3, r4, lsl #12 │ │ │ │ + svcge 0x000a4850 │ │ │ │ + ldrbtmi r4, [r8], #-2896 @ 0xfffff4b0 │ │ │ │ + @ instruction: 0xf50d2200 │ │ │ │ + @ instruction: 0xf8475581 │ │ │ │ + strcc r2, [r4, #-3080] @ 0xfffff3f8 │ │ │ │ + ldmdavs fp, {r0, r1, r6, r7, fp, ip, lr} │ │ │ │ + @ instruction: 0xf04f602b │ │ │ │ + stccs 3, cr0, [r0], {-0} │ │ │ │ + addhi pc, fp, r0 │ │ │ │ + blcs 1f488 <__time64@plt+0x1dc40> │ │ │ │ + addhi pc, r7, r0 │ │ │ │ + addsmi r6, r0, #88, 22 @ 0x16000 │ │ │ │ + addhi pc, r3, r0, asr #5 │ │ │ │ + @ instruction: 0x07c06858 │ │ │ │ + ldcvs 5, cr13, [r8], {25} │ │ │ │ + svclt 0x00182801 │ │ │ │ + andsle r4, r4, r7, lsl r6 │ │ │ │ + addsvs r2, sl, r1, lsl #4 │ │ │ │ + @ instruction: 0xf50d4a40 │ │ │ │ + blmi f98228 <__time64@plt+0xf969e0> │ │ │ │ + ldrbtmi r3, [sl], #-260 @ 0xfffffefc │ │ │ │ + ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ + subsmi r6, sl, fp, lsl #16 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + ldrtmi sp, [r8], -lr, ror #2 │ │ │ │ + stcpl 5, cr15, [r1, #52] @ 0x34 │ │ │ │ + pop {r0, r1, ip, sp, pc} │ │ │ │ + @ instruction: 0x46088ff0 │ │ │ │ + blx 63fc76 <__time64@plt+0x63e42e> │ │ │ │ + strmi r4, [r5], -r1, lsl #12 │ │ │ │ + @ instruction: 0xf9b4f00b │ │ │ │ + andcs r4, r4, #52, 18 @ 0xd0000 │ │ │ │ + ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ + stcl 7, cr15, [lr, #1012] @ 0x3f4 │ │ │ │ + suble r2, r7, r0, lsl #16 │ │ │ │ + @ instruction: 0xf7fd4628 │ │ │ │ + smlattcs r1, r2, ip, lr │ │ │ │ + addpl pc, r0, r0, lsl #10 │ │ │ │ + blx ff7bfc9c <__time64@plt+0xff7be454> │ │ │ │ + strmi r6, [r6], -r3, lsr #28 │ │ │ │ + suble r2, r2, r0, lsl #22 │ │ │ │ + ldrdhi pc, [r4], -r3 @ │ │ │ │ + svceq 0x0000f1b8 │ │ │ │ + @ instruction: 0xf857d041 │ │ │ │ + ldmib r4, {r3, sl, fp, ip, sp, lr}^ │ │ │ │ + strtmi r9, [pc], #-2564 @ 3c8c <__time64@plt+0x2444> │ │ │ │ + ldrdlt pc, [r8], #-132 @ 0xffffff7c │ │ │ │ + ldc2l 7, cr15, [r6, #-1020]! @ 0xfffffc04 │ │ │ │ + @ instruction: 0xf44f4b24 │ │ │ │ + stmib sp, {r7, r8, ip, lr}^ │ │ │ │ + andcs fp, r1, #5 │ │ │ │ + @ instruction: 0x4630447b │ │ │ │ + stmdacc r0, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ + mvnscc pc, #79 @ 0x4f │ │ │ │ + bls fe3e4 <__time64@plt+0xfcb9c> │ │ │ │ + @ instruction: 0xf7fd9702 │ │ │ │ + cdpvs 13, 2, cr14, cr3, cr6, {6} │ │ │ │ + mvnscc pc, pc, asr #32 │ │ │ │ + blvs 16700cc <__time64@plt+0x166e884> │ │ │ │ + @ instruction: 0x46324b1a │ │ │ │ + ldrbtmi r4, [fp], #-1568 @ 0xfffff9e0 │ │ │ │ + @ instruction: 0xf003681b │ │ │ │ + strmi pc, [r7], -r9, lsl #26 │ │ │ │ + @ instruction: 0xf7fd4630 │ │ │ │ + strmi lr, [r2], -sl, lsr #25 │ │ │ │ + @ instruction: 0x46281bd7 │ │ │ │ + @ instruction: 0xf04fbf18 │ │ │ │ + @ instruction: 0xf00b37ff │ │ │ │ + ldrtmi pc, [r0], -r5, asr #21 @ │ │ │ │ + blx ff0bfd18 <__time64@plt+0xff0be4d0> │ │ │ │ + ldr r6, [r3, r3, lsr #28] │ │ │ │ + andeq pc, r8, #-1073741783 @ 0xc0000029 │ │ │ │ + qasxmi r1, r8, r9 │ │ │ │ + ldc2l 0, cr15, [r6], {10} │ │ │ │ + @ instruction: 0xf8dfe7b0 │ │ │ │ + ldrbtmi r8, [r8], #48 @ 0x30 │ │ │ │ + @ instruction: 0xf8dfe7bd │ │ │ │ + ldrbtmi r8, [r8], #44 @ 0x2c │ │ │ │ + @ instruction: 0xf04fe7b9 │ │ │ │ + @ instruction: 0xe78337ff │ │ │ │ + bl fee41d0c <__time64@plt+0xfee404c4> │ │ │ │ + andeq r0, r1, lr, lsl r2 │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + ldrdeq r0, [r1], -r2 │ │ │ │ + andeq ip, r0, sl, asr lr │ │ │ │ + andeq ip, r0, r8, ror lr │ │ │ │ + andeq r0, r1, r6, asr #6 │ │ │ │ + andeq ip, r0, sl, lsr fp │ │ │ │ + andeq ip, r0, r2, lsr fp │ │ │ │ + mvnsmi lr, sp, lsr #18 │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + svceq 0x00e8f8cc │ │ │ │ + ble ad4754 <__time64@plt+0xad2f0c> │ │ │ │ + streq lr, [r2], #2817 @ 0xb01 │ │ │ │ + streq lr, [r0], r1, lsl #22 │ │ │ │ + strcs r4, [r0, -r5, lsr #12] │ │ │ │ + bleq 141eb0 <__time64@plt+0x140668> │ │ │ │ + stcl 7, cr15, [r4], #-1012 @ 0xfffffc0c │ │ │ │ + strmi r3, [r7], #-1 │ │ │ │ + ldrhle r4, [r7, #37]! @ 0x25 │ │ │ │ + ldmdane r8!, {r0, r8, sp}^ │ │ │ │ + blx 17bfd9c <__time64@plt+0x17be554> │ │ │ │ + mvnslt r4, r5, lsl #12 │ │ │ │ + ldrdhi pc, [r0], #-143 @ 0xffffff71 │ │ │ │ + @ instruction: 0xf85444f8 │ │ │ │ + strtmi r7, [r8], -r4, lsl #22 │ │ │ │ + mrrc 7, 15, pc, r2, cr13 @ │ │ │ │ + ldrtmi r4, [r9], -r8, lsr #8 │ │ │ │ + bl 1b41d80 <__time64@plt+0x1b40538> │ │ │ │ + @ instruction: 0x3000f8b8 │ │ │ │ + @ instruction: 0x800342b4 │ │ │ │ + @ instruction: 0x4629d1f1 │ │ │ │ + @ instruction: 0xf00b4628 │ │ │ │ + strtmi pc, [r8], -sp, lsl #18 │ │ │ │ + ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ + strmi r2, [r8], -r1, lsl #2 │ │ │ │ + blx 103fdd8 <__time64@plt+0x103e590> │ │ │ │ + stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ + strcs sp, [r0, #-497] @ 0xfffffe0f │ │ │ │ + svclt 0x0000e7f3 │ │ │ │ + andeq ip, r0, r0, asr #27 │ │ │ │ + eorsle r2, sp, r0, lsl #18 │ │ │ │ + vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ + bl feb5afc8 <__time64@plt+0xfeb59780> │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ + @ instruction: 0x46060ff0 │ │ │ │ + biclt r4, r8, sp, lsl #12 │ │ │ │ + cmplt r3, r3, asr #25 │ │ │ │ + svclt 0x0004428b │ │ │ │ + strbvs r6, [r3], #2059 @ 0x80b │ │ │ │ + ldrmi sp, [sl], -r5 │ │ │ │ + adcmi r6, fp, #1769472 @ 0x1b0000 │ │ │ │ + blcs 37e7c <__time64@plt+0x36634> │ │ │ │ + ldcvs 1, cr13, [r4, #-996]! @ 0xfffffc1c │ │ │ │ + @ instruction: 0x4621b154 │ │ │ │ + svcvs 0x00cb6824 │ │ │ │ + mvnsle r4, fp, lsr #5 │ │ │ │ + ldrtmi r2, [r0], -r0, lsl #4 │ │ │ │ + ldc2l 7, cr15, [r4, #-1016]! @ 0xfffffc08 │ │ │ │ + mvnsle r2, r0, lsl #24 │ │ │ │ + stmdacs r0, {r3, r5, r6, r8, fp, sp, lr} │ │ │ │ + @ instruction: 0xf7fddb01 │ │ │ │ + stmdavs r8!, {r1, r2, r8, sl, fp, sp, lr, pc}^ │ │ │ │ + @ instruction: 0xf00bb108 │ │ │ │ + stmdbvs r8!, {r0, r1, r3, r5, r9, fp, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf00bb108 │ │ │ │ + bvs fea426c0 <__time64@plt+0xfea40e78> │ │ │ │ + @ instruction: 0xf00bb108 │ │ │ │ + strtmi pc, [r8], -r3, lsr #20 │ │ │ │ + blx 83fe5c <__time64@plt+0x83e614> │ │ │ │ + ldcllt 0, cr2, [r0, #-0] │ │ │ │ + ldcvs 8, cr6, [r4, #-172]! @ 0xffffff54 │ │ │ │ + bfi r6, r3, #0, #26 │ │ │ │ + rscscc pc, pc, pc, asr #32 │ │ │ │ + svclt 0x00004770 │ │ │ │ + eorsle r2, r2, r0, lsl #16 │ │ │ │ + vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ + bl feb5b050 <__time64@plt+0xfeb59808> │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ + stclvs 15, cr0, [r4], {232} @ 0xe8 │ │ │ │ + strmi r2, [sp], -r0, lsl #18 │ │ │ │ + strcs fp, [r2, #-3848] @ 0xfffff0f8 │ │ │ │ + svcmi 0x0014b31c │ │ │ │ + streq pc, [r1], -r5 │ │ │ │ + ldrbtmi r2, [pc], #-0 @ 3e6c <__time64@plt+0x2624> │ │ │ │ + sbfxeq fp, r6, #18, #12 │ │ │ │ + stmdavs r4!, {r1, r4, sl, ip, lr, pc} │ │ │ │ + mvnsle r2, r0, lsl #24 │ │ │ │ + @ instruction: 0x07aabdf8 │ │ │ │ + stmdavs r4!, {r2, r3, sl, ip, lr, pc} │ │ │ │ + rscsle r2, r9, r0, lsl #24 │ │ │ │ + blcs 1e114 <__time64@plt+0x1c8cc> │ │ │ │ + stmdbvs r0!, {r0, r1, r2, r4, r5, r6, r7, r8, sl, fp, ip, lr, pc}^ │ │ │ │ + andcs r2, r1, #0, 6 │ │ │ │ + @ instruction: 0xf7fd4639 │ │ │ │ + strb lr, [ip, sl, asr #25]! │ │ │ │ + blcs 1e228 <__time64@plt+0x1c9e0> │ │ │ │ + stmdavs r4!, {r0, r2, r4, r5, r6, r7, sl, fp, ip, lr, pc} │ │ │ │ + rscle r2, r9, r0, lsl #24 │ │ │ │ + rscsle r2, r7, r0, lsl #28 │ │ │ │ + strtmi lr, [r0], -ip, ror #15 │ │ │ │ + @ instruction: 0xf04fbdf8 │ │ │ │ + @ instruction: 0x477030ff │ │ │ │ + muleq r0, r2, r2 │ │ │ │ + vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ + bl feb5b0c0 <__time64@plt+0xfeb59878> │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ + bmi 747e28 <__time64@plt+0x7465e0> │ │ │ │ + blmi 7700ec <__time64@plt+0x76e8a4> │ │ │ │ + ldrbtmi r2, [sl], #-2048 @ 0xfffff800 │ │ │ │ + ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ + @ instruction: 0xf04f9307 │ │ │ │ + stcle 3, cr0, [r0, #-0] │ │ │ │ + sbcspl pc, r3, #68, 12 @ 0x4400000 │ │ │ │ + rsbeq pc, r2, #268435468 @ 0x1000000c │ │ │ │ + vst1.64 {d17}, [pc], r3 │ │ │ │ + blx fe0a04d6 <__time64@plt+0xfe09ec8e> │ │ │ │ + stcge 2, cr4, [r2], {-0} │ │ │ │ + bl ff0e8ef4 <__time64@plt+0xff0e76ac> │ │ │ │ + movwls r1, #9122 @ 0x23a2 │ │ │ │ + andls r1, r3, #57147392 @ 0x3680000 │ │ │ │ + andseq pc, r3, r1, lsl #22 │ │ │ │ + ldrmi r2, [sl], -r0, lsl #6 │ │ │ │ + andlt r4, r0, #26214400 @ 0x1900000 │ │ │ │ + strbne lr, [r0], #-3008 @ 0xfffff440 │ │ │ │ + addeq lr, r4, r0, lsl #22 │ │ │ │ + strbne r0, [r0, r4, asr #1] │ │ │ │ + andcs r9, r1, r5 │ │ │ │ + @ instruction: 0xf7fd9404 │ │ │ │ + bmi 27ec30 <__time64@plt+0x27d3e8> │ │ │ │ + ldrbtmi r4, [sl], #-2823 @ 0xfffff4f9 │ │ │ │ + ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ + subsmi r9, sl, r7, lsl #22 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + andlt sp, r8, r1, lsl #2 │ │ │ │ + @ instruction: 0xf7fdbd10 │ │ │ │ + svclt 0x0000eaa8 │ │ │ │ + andeq pc, r0, sl, lsr #30 │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + ldrdeq pc, [r0], -r6 │ │ │ │ + svcmi 0x00f0e92d │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + ldcleq 8, cr15, [r8], #304 @ 0x130 │ │ │ │ + stclpl 5, cr15, [r3, #-692] @ 0xfffffd4c │ │ │ │ + ldmdbcc ip, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ + ldrmi fp, [r2], r5, lsl #1 │ │ │ │ + ldmdbcs r8, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ + ldcge 4, cr4, [r4, #-492]! @ 0xfffffe14 │ │ │ │ + movwls r4, #34318 @ 0x860e │ │ │ │ + @ instruction: 0xf8df447a │ │ │ │ + @ instruction: 0x46043910 │ │ │ │ + @ instruction: 0xf50d9109 │ │ │ │ + andls r5, r7, r3, asr #2 │ │ │ │ + ldrtmi r3, [r0], -ip, lsl #2 │ │ │ │ + ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ + @ instruction: 0xf04f600b │ │ │ │ + mrscs r0, LR_irq │ │ │ │ + @ instruction: 0xf8452301 │ │ │ │ + @ instruction: 0xf8251c8c │ │ │ │ + @ instruction: 0xf8451c92 │ │ │ │ + @ instruction: 0xf8451c88 │ │ │ │ + @ instruction: 0xf7ff3c90 │ │ │ │ + @ instruction: 0x4607f9dd │ │ │ │ + eorsle r2, r9, r0, lsl #24 │ │ │ │ + ldmdblt r6, {r1, r2, r5, r6, r7, sl, fp, sp, lr} │ │ │ │ + ldmdavs r6!, {r1, r2, r4, r5, sp, lr, pc} │ │ │ │ + ldmdavs r0!, {r1, r2, r5, r7, r8, r9, ip, sp, pc}^ │ │ │ │ + @ instruction: 0xf7fd4639 │ │ │ │ + stmdacs r0, {r1, r2, r5, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ + @ instruction: 0xf1bad1f7 │ │ │ │ + @ instruction: 0xf0003fff │ │ │ │ + @ instruction: 0xf8df812d │ │ │ │ + @ instruction: 0xf8df48bc │ │ │ │ + ldrbtmi r2, [ip], #-2236 @ 0xfffff744 │ │ │ │ + stmdals r7, {r0, r4, r5, r6, r8, fp, sp, lr} │ │ │ │ + stmdavs r3!, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ + blx 1dc0002 <__time64@plt+0x1dbe7ba> │ │ │ │ + ldcle 8, cr2, [r8, #-0] │ │ │ │ + @ instruction: 0xf50d6823 │ │ │ │ + ldrcc r5, [r0], #-1158 @ 0xfffffb7a │ │ │ │ + @ instruction: 0xf1a46971 │ │ │ │ + movwls r0, #2052 @ 0x804 │ │ │ │ + vst2.8 {d25-d26}, [pc], r7 │ │ │ │ + strbmi r5, [r2], -r0, lsl #7 │ │ │ │ + @ instruction: 0xf9acf003 │ │ │ │ + stcle 8, cr2, [r8, #-0] │ │ │ │ + stccs 8, cr15, [r4], {84} @ 0x54 │ │ │ │ + cmppeq r8, #1342177284 @ p-variant is OBSOLETE @ 0x50000004 │ │ │ │ + movtmi pc, #4802 @ 0x12c2 @ │ │ │ │ + @ instruction: 0xf000429a │ │ │ │ + stmdals r7, {r3, r4, r7, r8, r9, pc} │ │ │ │ + @ instruction: 0xf7ff4631 │ │ │ │ + and pc, r3, r5, asr #29 │ │ │ │ + svccc 0x00fff1ba │ │ │ │ + rscshi pc, sp, r0 │ │ │ │ + stmdaeq r4!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ + @ instruction: 0xf8052300 │ │ │ │ + ldrbtmi r3, [r8], #-3076 @ 0xfffff3fc │ │ │ │ + b fe9c2040 <__time64@plt+0xfe9c07f8> │ │ │ │ + stmdacs r0, {r0, r9, sl, lr} │ │ │ │ + mrshi pc, (UNDEF: 8) @ │ │ │ │ + ldmdaeq r0, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ + rscsvc pc, pc, #64, 12 @ 0x4000000 │ │ │ │ + @ instruction: 0xf7fd4478 │ │ │ │ + @ instruction: 0xf8dfeb36 │ │ │ │ + ldrbtmi r3, [fp], #-2120 @ 0xfffff7b8 │ │ │ │ + bcs 220d4 <__time64@plt+0x2088c> │ │ │ │ + orrshi pc, r5, r0 │ │ │ │ + ldmdacc ip!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ + stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf8d3447b │ │ │ │ + @ instruction: 0xf8df2408 │ │ │ │ + bcs 52154 <__time64@plt+0x5090c> │ │ │ │ + @ instruction: 0xf883447b │ │ │ │ + @ instruction: 0xf0008fff │ │ │ │ + bcs a4480 <__time64@plt+0xa2c38> │ │ │ │ + @ instruction: 0x4644bf18 │ │ │ │ + cmpphi r8, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ + ldmdalt ip, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf1a6ae24 │ │ │ │ + ldrbtmi r0, [fp], #2356 @ 0x934 │ │ │ │ + @ instruction: 0xf1a6e02b │ │ │ │ + rsbcs r0, ip, #-939524096 @ 0xc8000000 │ │ │ │ + ldrmi r2, [r8], -r0, lsl #2 │ │ │ │ + bl 1420a8 <__time64@plt+0x140860> │ │ │ │ + ldrtmi r2, [r9], -ip, ror #4 │ │ │ │ + @ instruction: 0xf8252301 │ │ │ │ + @ instruction: 0xf7fd3c74 │ │ │ │ + rsbcs lr, lr, #84, 20 @ 0x54000 │ │ │ │ + strtmi r4, [r0], -r9, asr #12 │ │ │ │ + @ instruction: 0xf8452300 │ │ │ │ + @ instruction: 0xf7fd3c88 │ │ │ │ + stmdacs r0, {r1, r4, r5, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ + sbcshi pc, r9, #0 │ │ │ │ + @ instruction: 0xf7fd4620 │ │ │ │ + @ instruction: 0xf7fdeba0 │ │ │ │ + stmdavs r3, {r1, r2, r4, r5, r7, r9, fp, sp, lr, pc} │ │ │ │ + @ instruction: 0xf0402b6f │ │ │ │ + @ instruction: 0xf8db812f │ │ │ │ + strbmi r3, [r3, #-28] @ 0xffffffe4 │ │ │ │ + msrhi (UNDEF: 58), r0 │ │ │ │ + @ instruction: 0xf108200a │ │ │ │ + @ instruction: 0xf7ff0801 │ │ │ │ + ldrdcs pc, [r1, -sp] │ │ │ │ + strmi r2, [r8], -r0, lsl #4 │ │ │ │ + bl 13c20fc <__time64@plt+0x13c08b4> │ │ │ │ + ble ff30b91c <__time64@plt+0xff30a0d4> │ │ │ │ + movwls r2, #41728 @ 0xa300 │ │ │ │ + @ instruction: 0xf0069807 │ │ │ │ + stmdacs r0, {r0, r2, r4, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ + addhi pc, sp, r0, lsl #6 │ │ │ │ + @ instruction: 0x479cf8df │ │ │ │ + @ instruction: 0xf8d4447c │ │ │ │ + @ instruction: 0xf8d48408 │ │ │ │ + @ instruction: 0xf1b83414 │ │ │ │ + @ instruction: 0xf0000f01 │ │ │ │ + @ instruction: 0xf1b88228 │ │ │ │ + tstle r6, r2, lsl #30 │ │ │ │ + @ instruction: 0xf0402b00 │ │ │ │ + @ instruction: 0xf8df8304 │ │ │ │ + ldrbtmi r3, [fp], #-1920 @ 0xfffff880 │ │ │ │ + blcs 1e3b4 <__time64@plt+0x1cb6c> │ │ │ │ + @ instruction: 0xf8dfd06b │ │ │ │ + tstcs r1, r8, ror r7 │ │ │ │ + @ instruction: 0xf8df9a08 │ │ │ │ + ldmpl r6, {r2, r4, r5, r6, r8, r9, sl}^ │ │ │ │ + eorscs r4, r8, #120, 8 @ 0x78000000 │ │ │ │ + @ instruction: 0xf7fd6833 │ │ │ │ + @ instruction: 0xf8d4e9e4 │ │ │ │ + bls 1d11b8 <__time64@plt+0x1cf970> │ │ │ │ + subsle r2, sl, r0, lsl #20 │ │ │ │ + smmlscs ip, pc, r8, pc @ │ │ │ │ + ldmvs r2, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ + subsle r2, r4, r0, lsl #20 │ │ │ │ + @ instruction: 0xf0402b00 │ │ │ │ + @ instruction: 0xf81582e0 │ │ │ │ + blcs 13194 <__time64@plt+0x1194c> │ │ │ │ + msrhi CPSR_fs, #64 @ 0x40 │ │ │ │ + @ instruction: 0x3744f8df │ │ │ │ + @ instruction: 0xf8d3447b │ │ │ │ + bcs 4d1b4 <__time64@plt+0x4b96c> │ │ │ │ + movthi pc, #8192 @ 0x2000 @ │ │ │ │ + @ instruction: 0xf0402a02 │ │ │ │ + @ instruction: 0xf8df8321 │ │ │ │ + stccc 7, cr3, [r4, #-208] @ 0xffffff30 │ │ │ │ + strtmi r2, [r8], -r1, lsl #4 │ │ │ │ + movwls r4, #1147 @ 0x47b │ │ │ │ + orrpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ + strvc lr, [r1, -sp, asr #19] │ │ │ │ + @ instruction: 0xf7fd4619 │ │ │ │ + @ instruction: 0xf8dfeb44 │ │ │ │ + strtmi r2, [fp], -r8, lsl #14 │ │ │ │ + stmpl lr, {r3, r8, fp, ip, pc} │ │ │ │ + @ instruction: 0xf8df2101 │ │ │ │ + ldmdavs r0!, {r4, r8, r9, sl, sp} │ │ │ │ + @ instruction: 0xf7fd447a │ │ │ │ + @ instruction: 0xf8dfea8a │ │ │ │ + ldmdavs r3!, {r3, r8, r9, sl} │ │ │ │ + tstcs r1, r0, asr #4 │ │ │ │ + @ instruction: 0xf7fd4478 │ │ │ │ + blls 1fe874 <__time64@plt+0x1fd02c> │ │ │ │ + usatcs pc, #24, pc, asr #17 @ │ │ │ │ + ldmdavs r0!, {r0, r8, sp} │ │ │ │ + ldrbtmi r6, [sl], #-3227 @ 0xfffff365 │ │ │ │ + b 1e421e8 <__time64@plt+0x1e409a0> │ │ │ │ + tstcs r1, r7, lsl #24 │ │ │ │ + usatcs pc, #8, pc, asr #17 @ │ │ │ │ + stmdbvs r3!, {r4, r5, fp, sp, lr}^ │ │ │ │ + @ instruction: 0xf7fd447a │ │ │ │ + @ instruction: 0xf8dfea70 │ │ │ │ + stcvs 6, cr2, [r3], #896 @ 0x380 │ │ │ │ + ldmdavs r0!, {r0, r8, sp} │ │ │ │ + movwls r4, #1146 @ 0x47a │ │ │ │ + b 19c220c <__time64@plt+0x19c09c4> │ │ │ │ + @ instruction: 0x36d0f8df │ │ │ │ + @ instruction: 0xf8d3447b │ │ │ │ + @ instruction: 0xf8df3414 │ │ │ │ + movwcc r2, #5836 @ 0x16cc │ │ │ │ + ldrbtmi r9, [sl], #-2058 @ 0xfffff7f6 │ │ │ │ + ldrcc pc, [r4], #-2242 @ 0xfffff73e │ │ │ │ + @ instruction: 0xf00bb108 │ │ │ │ + @ instruction: 0x2600f81d │ │ │ │ + ssatcs pc, #25, pc, asr #17 @ │ │ │ │ + cmpppl r3, sp, lsl #10 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x3654f8df │ │ │ │ + ldrbtmi r3, [sl], #-268 @ 0xfffffef4 │ │ │ │ + ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ + subsmi r6, sl, fp, lsl #16 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + tstphi r9, #64 @ p-variant is OBSOLETE @ 0x40 │ │ │ │ + @ instruction: 0xf50d4630 │ │ │ │ + andlt r5, r5, r3, asr #26 │ │ │ │ + svchi 0x00f0e8bd │ │ │ │ + @ instruction: 0x0690f8df │ │ │ │ + @ instruction: 0xf7fd4478 │ │ │ │ + @ instruction: 0x4601e996 │ │ │ │ + @ instruction: 0xf0002800 │ │ │ │ + @ instruction: 0xf8df81fb │ │ │ │ + @ instruction: 0xf6400684 │ │ │ │ + ldrbtmi r7, [r8], #-767 @ 0xfffffd01 │ │ │ │ + b 942278 <__time64@plt+0x940a30> │ │ │ │ + @ instruction: 0xf8dfe6ed │ │ │ │ + @ instruction: 0x46933678 │ │ │ │ + ldmdbeq r0, {r0, r2, r3, r8, ip, sp, lr, pc}^ │ │ │ │ + ldrbtmi r4, [fp], #-1606 @ 0xfffff9ba │ │ │ │ + @ instruction: 0xf8df930a │ │ │ │ + ldrbtmi r3, [fp], #-1644 @ 0xfffff994 │ │ │ │ + @ instruction: 0xf10d930d │ │ │ │ + movwls r0, #45886 @ 0xb33e │ │ │ │ + movwls sl, #51986 @ 0xcb12 │ │ │ │ + ldrdcs lr, [fp, -sp] │ │ │ │ + @ instruction: 0xf7fe4638 │ │ │ │ + stmdals sl, {r0, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + mrrc2 0, 0, pc, sl, cr6 @ │ │ │ │ + stccc 8, cr15, [r8], {85} @ 0x55 │ │ │ │ + stmdaeq r1, {r3, r7, ip, sp, lr, pc} │ │ │ │ + svclt 0x00144298 │ │ │ │ + @ instruction: 0xf0082200 │ │ │ │ + bcs 4ad0 <__time64@plt+0x3288> │ │ │ │ + andshi pc, sl, #64 @ 0x40 │ │ │ │ + @ instruction: 0xf0002b00 │ │ │ │ + andcs r8, r0, #-536870904 @ 0xe0000008 │ │ │ │ + andcs r2, r2, r1, lsl #2 │ │ │ │ + b 18c22d4 <__time64@plt+0x18c0a8c> │ │ │ │ + @ instruction: 0xf6ff1e04 │ │ │ │ + @ instruction: 0xf855af13 │ │ │ │ + andcs r3, r2, #136, 24 @ 0x8800 │ │ │ │ + smlatbeq r4, r9, r1, pc @ │ │ │ │ + stccs 8, cr15, [r4], {37} @ 0x25 │ │ │ │ + @ instruction: 0xf845ba1b │ │ │ │ + @ instruction: 0xf8353c80 │ │ │ │ + andscs r3, r0, #37376 @ 0x9200 │ │ │ │ + strvs lr, [r1], -r9, asr #19 │ │ │ │ + @ instruction: 0xf825ba5b │ │ │ │ + blls 353514 <__time64@plt+0x351ccc> │ │ │ │ + blcs 1e87c <__time64@plt+0x1d034> │ │ │ │ + @ instruction: 0xf04fbfd4 │ │ │ │ + @ instruction: 0xf00b0b00 │ │ │ │ + @ instruction: 0xf1bb0b01 │ │ │ │ + @ instruction: 0xf0400f00 │ │ │ │ + @ instruction: 0xf7fd81b8 │ │ │ │ + stmdacs r0, {r3, r7, r9, fp, sp, lr, pc} │ │ │ │ + rsbhi pc, r7, #0 │ │ │ │ + @ instruction: 0xf7fd4620 │ │ │ │ + @ instruction: 0xf7fdea76 │ │ │ │ + stmdavs r2, {r2, r3, r7, r8, fp, sp, lr, pc} │ │ │ │ + svclt 0x00142a6f │ │ │ │ + @ instruction: 0xf0082300 │ │ │ │ + blcs 4f48 <__time64@plt+0x3700> │ │ │ │ + tstphi r0, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ + svceq 0x0000f1ba │ │ │ │ + svcge 0x0073f43f │ │ │ │ + stccc 8, cr15, [r4], {21} │ │ │ │ + @ instruction: 0xf8dfbb23 │ │ │ │ + ldrbtmi r3, [fp], #-1456 @ 0xfffffa50 │ │ │ │ + strcc pc, [r8], #-2259 @ 0xfffff72d │ │ │ │ + @ instruction: 0xf0002b02 │ │ │ │ + @ instruction: 0xf8df8142 │ │ │ │ + ldrbtmi r0, [r8], #-1444 @ 0xfffffa5c │ │ │ │ + blx fffc038a <__time64@plt+0xfffbeb42> │ │ │ │ + stccc 8, cr15, [r8], {85} @ 0x55 │ │ │ │ + @ instruction: 0xf0004298 │ │ │ │ + @ instruction: 0xf8df8138 │ │ │ │ + ldrbtmi r0, [r8], #-1428 @ 0xfffffa6c │ │ │ │ + blx ffd4039e <__time64@plt+0xffd3eb56> │ │ │ │ + stccc 8, cr15, [r8], {85} @ 0x55 │ │ │ │ + @ instruction: 0xf0004298 │ │ │ │ + movwcs r8, #302 @ 0x12e │ │ │ │ + stccc 8, cr15, [r4], {5} │ │ │ │ + movwls r2, #41728 @ 0xa300 │ │ │ │ + eorcs lr, sl, #195035136 @ 0xba00000 │ │ │ │ + @ instruction: 0xe667801a │ │ │ │ + movwls r2, #41728 @ 0xa300 │ │ │ │ + strbcc pc, [ip, #-2271]! @ 0xfffff721 @ │ │ │ │ + @ instruction: 0xf8d3447b │ │ │ │ + blcs 913d0 <__time64@plt+0x8fb88> │ │ │ │ + @ instruction: 0xf8dfd009 │ │ │ │ + ldrbtmi r0, [r8], #-1380 @ 0xfffffa9c │ │ │ │ + blx ff6403d6 <__time64@plt+0xff63eb8e> │ │ │ │ + stccc 8, cr15, [r8], {85} @ 0x55 │ │ │ │ + @ instruction: 0xf0404298 │ │ │ │ + movwcs r8, #212 @ 0xd4 │ │ │ │ + ldrmi r1, [sl], -r8, lsr #30 │ │ │ │ + @ instruction: 0xf00b4619 │ │ │ │ + pkhtbmi pc, r3, sp, asr #29 @ │ │ │ │ + @ instruction: 0xf47f2800 │ │ │ │ + @ instruction: 0xf8dfae9b │ │ │ │ + ldrbtmi r2, [sl], #-1344 @ 0xfffffac0 │ │ │ │ + bcs 1eb2c <__time64@plt+0x1d2e4> │ │ │ │ + mrcge 7, 4, APSR_nzcv, cr4, cr15, {3} │ │ │ │ + ldrge pc, [r4, #-2271]! @ 0xfffff721 │ │ │ │ + ldrvs pc, [r4, #-2271]! @ 0xfffff721 │ │ │ │ + ldrhi pc, [r4, #-2271]! @ 0xfffff721 │ │ │ │ + ldrbtmi r4, [lr], #-1274 @ 0xfffffb06 │ │ │ │ + @ instruction: 0xe01e44f8 │ │ │ │ + tstle lr, r2, lsl #22 │ │ │ │ + andcs r2, r0, #1073741824 @ 0x40000000 │ │ │ │ + @ instruction: 0xf7fd4608 │ │ │ │ + @ instruction: 0x1e04e9ce │ │ │ │ + mcrge 6, 4, pc, cr0, cr15, {7} @ │ │ │ │ + ldmdbge r7, {r1, r2, r3, r5, r6, r9, sp} │ │ │ │ + b 3c240c <__time64@plt+0x3c0bc4> │ │ │ │ + @ instruction: 0xf0002800 │ │ │ │ + @ instruction: 0x46208137 │ │ │ │ + bleq 80850 <__time64@plt+0x7f008> │ │ │ │ + ldmib sl!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + @ instruction: 0x0018f8d8 │ │ │ │ + stc2l 7, cr15, [r4, #-1020] @ 0xfffffc04 │ │ │ │ + @ instruction: 0x301cf8d8 │ │ │ │ + @ instruction: 0xf77f455b │ │ │ │ + @ instruction: 0xf8daae6b │ │ │ │ + blcs 51460 <__time64@plt+0x4fc18> │ │ │ │ + @ instruction: 0x4630d1dc │ │ │ │ + blx fe4c0462 <__time64@plt+0xfe4bec1a> │ │ │ │ + stccc 8, cr15, [r8], {85} @ 0x55 │ │ │ │ + @ instruction: 0xd07f4298 │ │ │ │ + @ instruction: 0xf0002b00 │ │ │ │ + andcs r8, r0, #-2147483602 @ 0x8000002e │ │ │ │ + andcs r2, r2, r1, lsl #2 │ │ │ │ + stmib r2!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf6ff1e04 │ │ │ │ + @ instruction: 0xf855ae55 │ │ │ │ + @ instruction: 0xf10d3c88 │ │ │ │ + andscs r0, r0, #80, 18 @ 0x140000 │ │ │ │ + smlatbeq r4, r9, r1, pc @ │ │ │ │ + @ instruction: 0xf845ba1b │ │ │ │ + @ instruction: 0xf8353c80 │ │ │ │ + blt 16d36c8 <__time64@plt+0x16d1e80> │ │ │ │ + stccc 8, cr15, [r2], {37} @ 0x25 │ │ │ │ + stmib r9, {r8, r9, sp}^ │ │ │ │ + movwcs r3, #8961 @ 0x2301 │ │ │ │ + stccc 8, cr15, [r4], {37} @ 0x25 │ │ │ │ + ldmib r0, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + bicle r2, r2, r0, lsl #16 │ │ │ │ + tstcs r2, r1, lsl #4 │ │ │ │ + @ instruction: 0xf7fd4620 │ │ │ │ + movwcs lr, #18568 @ 0x4888 │ │ │ │ + tstcs r1, r9, lsl #4 │ │ │ │ + strtmi r9, [r0], -r0, lsl #6 │ │ │ │ + tstpeq r0, #1073741866 @ p-variant is OBSOLETE @ 0x4000002a │ │ │ │ + stmda ip!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + andcs r2, r1, ip, lsr #2 │ │ │ │ + cdp2 0, 11, cr15, cr8, cr10, {0} │ │ │ │ + stmdacs r0, {r1, r2, r9, sl, lr} │ │ │ │ + orrshi pc, r3, r0 │ │ │ │ + @ instruction: 0xf00a4638 │ │ │ │ + ldrsbtvs pc, [r0], #-231 @ 0xffffff19 @ │ │ │ │ + @ instruction: 0xf00a9809 │ │ │ │ + @ instruction: 0xf8dffed3 │ │ │ │ + stmib r6, {r3, r4, r6, sl, ip, sp}^ │ │ │ │ + ldrbtmi r0, [fp], #-1028 @ 0xfffffbfc │ │ │ │ + strcc pc, [r8], #-2259 @ 0xfffff72d │ │ │ │ + @ instruction: 0xf0002b01 │ │ │ │ + blcs a4a94 <__time64@plt+0xa324c> │ │ │ │ + tstphi sl, r0 @ p-variant is OBSOLETE │ │ │ │ + cmplt r3, r7, lsl #22 │ │ │ │ + blcs 1f860 <__time64@plt+0x1e018> │ │ │ │ + cmnphi r6, r0 @ p-variant is OBSOLETE │ │ │ │ + ldmdavs fp, {r1, r3, r4, r9, sl, lr} │ │ │ │ + mvnsle r2, r0, lsl #22 │ │ │ │ + @ instruction: 0xf8df6016 │ │ │ │ + @ instruction: 0xf50d342c │ │ │ │ + @ instruction: 0xf8df5486 │ │ │ │ + strcc r7, [ip], #-1064 @ 0xfffffbd8 │ │ │ │ + strtpl pc, [r4], #-2271 @ 0xfffff721 │ │ │ │ + movwls r4, #1147 @ 0x47b │ │ │ │ + orrpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ + andcs r4, r1, #26214400 @ 0x1900000 │ │ │ │ + @ instruction: 0x4620447f │ │ │ │ + smlsdxls r1, sp, r4, r4 │ │ │ │ + stmib sl, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0x801cf8dd │ │ │ │ + @ instruction: 0x46226971 │ │ │ │ + strbmi r6, [r0], -fp, lsr #16 │ │ │ │ + @ instruction: 0xf8d2f003 │ │ │ │ + vsub.i8 d2, d0, d0 │ │ │ │ + stmdals sl, {r0, r2, r3, r5, r7, pc} │ │ │ │ + @ instruction: 0xf43f2800 │ │ │ │ + @ instruction: 0xf00aae77 │ │ │ │ + @ instruction: 0xe673fe91 │ │ │ │ + svceq 0x0001f01b │ │ │ │ + svcge 0x007cf47f │ │ │ │ + ldrbtmi r4, [r8], #-2296 @ 0xfffff708 │ │ │ │ + blx 1c057a <__time64@plt+0x1bed32> │ │ │ │ + @ instruction: 0xf8454603 │ │ │ │ + ldrb r0, [r3, -r8, lsl #25]! │ │ │ │ + stmdaeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ + ldmmi r4!, {r2, r3, r4, r7, r9, sl, sp, lr, pc}^ │ │ │ │ + @ instruction: 0xf0064478 │ │ │ │ + @ instruction: 0xf855fafb │ │ │ │ + addsmi r3, r8, #136, 24 @ 0x8800 │ │ │ │ + svcge 0x0023f43f │ │ │ │ + blcs 3dc9c <__time64@plt+0x3c454> │ │ │ │ + sbcshi pc, r1, r0, asr #32 │ │ │ │ + ldrbtmi r4, [fp], #-3054 @ 0xfffff412 │ │ │ │ + blcs 1e7fc <__time64@plt+0x1cfb4> │ │ │ │ + mcrge 4, 2, pc, cr7, cr15, {1} @ │ │ │ │ + ldrbtmi r4, [r8], #-2284 @ 0xfffff714 │ │ │ │ + blx ffa405b4 <__time64@plt+0xffa3ed6c> │ │ │ │ + stccc 8, cr15, [r8], {85} @ 0x55 │ │ │ │ + @ instruction: 0xf0004298 │ │ │ │ + stmiami r9!, {r2, r3, r5, r8, pc}^ │ │ │ │ + @ instruction: 0xf0064478 │ │ │ │ + @ instruction: 0xf855fadf │ │ │ │ + addsmi r3, r8, #136, 24 @ 0x8800 │ │ │ │ + msrhi CPSR_xc, r0 │ │ │ │ + strbmi r4, [r1], -r2, asr #23 │ │ │ │ + stmiami r4!, {r3, r9, fp, ip, pc}^ │ │ │ │ + ldrbtmi r5, [r8], #-2262 @ 0xfffff72a │ │ │ │ + ldmdavs r3!, {r0, r1, r4, r5, r9, sp} │ │ │ │ + svc 0x00aef7fc │ │ │ │ + stceq 8, cr15, [r8], {85} @ 0x55 │ │ │ │ + @ instruction: 0xf0066836 │ │ │ │ + bmi ff8033f4 <__time64@plt+0xff801bac> │ │ │ │ + strbmi r4, [r1], -r3, lsl #12 │ │ │ │ + ldrbtmi r4, [sl], #-1584 @ 0xfffff9d0 │ │ │ │ + stm r0, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldrcc pc, [r4], #-2260 @ 0xfffff72c │ │ │ │ + ldmmi fp, {r0, r2, r3, r4, r5, r7, r8, sl, sp, lr, pc}^ │ │ │ │ + @ instruction: 0xf7fc4478 │ │ │ │ + ldmibmi sl, {r2, r4, r6, r7, r8, r9, sl, fp, sp, lr, pc}^ │ │ │ │ + ldmmi sl, {r0, r1, r9, sl, lr}^ │ │ │ │ + andcs r4, r0, #2030043136 @ 0x79000000 │ │ │ │ + @ instruction: 0xf00b4478 │ │ │ │ + andls pc, sl, r7, asr sl @ │ │ │ │ + @ instruction: 0xf43f2800 │ │ │ │ + blmi ff5b0114 <__time64@plt+0xff5ae8cc> │ │ │ │ + @ instruction: 0xf8d3447b │ │ │ │ + cdpcs 4, 0, cr6, cr1, cr8, {0} │ │ │ │ + adchi pc, r9, r0 │ │ │ │ + cmnle fp, r2, lsl #28 │ │ │ │ + stmda r4, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + cdpls 1, 0, cr11, cr10, cr0, {4} │ │ │ │ + stmdaeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf81946b1 │ │ │ │ + blcs 813234 <__time64@plt+0x8119ec> │ │ │ │ + ldrtmi sp, [r0], -r4, lsl #2 │ │ │ │ + stchi 8, cr15, [r1], {9} │ │ │ │ + svc 0x00f6f7fc │ │ │ │ + movweq lr, #27561 @ 0x6ba9 │ │ │ │ + ldmle r2!, {r3, r4, r7, r9, lr}^ │ │ │ │ + andcs r9, r1, #10240 @ 0x2800 │ │ │ │ + svcne 0x00289301 │ │ │ │ + stmib sp, {r1, r2, r6, r7, r8, r9, fp, lr}^ │ │ │ │ + ldrbtmi r7, [fp], #-1794 @ 0xfffff8fe │ │ │ │ + vst2.8 {d25-d28}, [pc], r0 │ │ │ │ + ldrmi r5, [r9], -r0, lsl #7 │ │ │ │ + ldm r0!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stccc 8, cr15, [r4], {21} │ │ │ │ + @ instruction: 0xf47f2b00 │ │ │ │ + ldrb sl, [r1, #-3741] @ 0xfffff163 │ │ │ │ + svc 0x003cf7fc │ │ │ │ + mcr 7, 5, pc, cr6, cr12, {7} @ │ │ │ │ + @ instruction: 0xf43f2800 │ │ │ │ + stmdavs r1, {r2, r4, r5, r6, r7, sl, fp, sp, pc} │ │ │ │ + rscsvc pc, pc, #64, 12 @ 0x4000000 │ │ │ │ + ldrbtmi r4, [r8], #-2234 @ 0xfffff746 │ │ │ │ + stmda r2!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + andls lr, sl, fp, ror #9 │ │ │ │ + ldmdbeq r0, {r0, r2, r3, r8, ip, sp, lr, pc}^ │ │ │ │ + @ instruction: 0xf04fe702 │ │ │ │ + @ instruction: 0xf00b0b01 │ │ │ │ + @ instruction: 0xe644fe51 │ │ │ │ + strbmi r6, [r0], -fp, lsr #16 │ │ │ │ + @ instruction: 0x46226971 │ │ │ │ + vst2.8 {d25-d28}, [pc], r0 │ │ │ │ + @ instruction: 0xf0025380 │ │ │ │ + stmdacs r0, {r0, r1, r2, r3, r4, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + svcge 0x0047f77f │ │ │ │ + bpl 101aec <__time64@plt+0x1002a4> │ │ │ │ + stmdbeq ip, {r0, r3, r5, r7, r8, ip, sp, lr, pc} │ │ │ │ + beq 440ae8 <__time64@plt+0x43f2a0> │ │ │ │ + @ instruction: 0xf1aa464a │ │ │ │ + strtmi r0, [r0], -r4, lsl #10 │ │ │ │ + @ instruction: 0xf0094629 │ │ │ │ + stmdacs r0, {r0, r2, r3, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + svcge 0x0037f43f │ │ │ │ + stccs 8, cr15, [r4], {90} @ 0x5a │ │ │ │ + cmppeq r8, #1342177284 @ p-variant is OBSOLETE @ 0x50000004 │ │ │ │ + movtmi pc, #4802 @ 0x12c2 @ │ │ │ │ + @ instruction: 0xf000429a │ │ │ │ + svcmi 0x00a280ad │ │ │ │ + svcgt 0x000f447f │ │ │ │ + strgt r4, [pc], #-1580 @ 46f0 <__time64@plt+0x2ea8> │ │ │ │ + muleq r7, r7, r8 │ │ │ │ + andeq lr, r7, r4, lsl #17 │ │ │ │ + @ instruction: 0x4629489e │ │ │ │ + @ instruction: 0xf7fe4478 │ │ │ │ + ldr pc, [lr, -fp, ror #22] │ │ │ │ + ldrbtmi r4, [r8], #-2204 @ 0xfffff764 │ │ │ │ + blx c40724 <__time64@plt+0xc3eedc> │ │ │ │ + @ instruction: 0xf8454603 │ │ │ │ + ldrb r0, [sp, #3208] @ 0xc88 │ │ │ │ + stccc 8, cr15, [r4], {21} │ │ │ │ + @ instruction: 0xf47f2b00 │ │ │ │ + ldrbt sl, [r7], #3658 @ 0xe4a │ │ │ │ + @ instruction: 0xf00a4638 │ │ │ │ + adcsvs pc, r0, #10816 @ 0x2a40 │ │ │ │ + bls 1fe2ac <__time64@plt+0x1fca64> │ │ │ │ + @ instruction: 0xf43f2a00 │ │ │ │ + bmi fe4afd14 <__time64@plt+0xfe4ae4cc> │ │ │ │ + ldmvs r2, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ + @ instruction: 0xf43f2a00 │ │ │ │ + blmi 186fd08 <__time64@plt+0x186e4c0> │ │ │ │ + ldmpl r6, {r3, r9, fp, ip, pc}^ │ │ │ │ + bls 1fdca0 <__time64@plt+0x1fc458> │ │ │ │ + @ instruction: 0xf43f2a00 │ │ │ │ + bmi fe32fcf8 <__time64@plt+0xfe32e4b0> │ │ │ │ + ldmvs r2, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ + mvnsle r2, r0, lsl #20 │ │ │ │ + @ instruction: 0xf8b8e563 │ │ │ │ + @ instruction: 0xf6442004 │ │ │ │ + addsmi r3, sl, #1006632961 @ 0x3c000001 │ │ │ │ + stclge 4, cr15, [r1], #-508 @ 0xfffffe04 │ │ │ │ + @ instruction: 0xf7fce566 │ │ │ │ + cmnlt r8, lr, asr pc │ │ │ │ + ldrdls pc, [r8], -sp @ │ │ │ │ + @ instruction: 0xf81846c8 │ │ │ │ + blcs 813380 <__time64@plt+0x811b38> │ │ │ │ + strbmi sp, [r8], -r4, lsl #2 │ │ │ │ + stcvs 8, cr15, [r1], {8} │ │ │ │ + svc 0x0050f7fc │ │ │ │ + movweq lr, #39848 @ 0x9ba8 │ │ │ │ + ldmle r2!, {r3, r4, r7, r9, lr}^ │ │ │ │ + andcs r9, r1, #10240 @ 0x2800 │ │ │ │ + svcne 0x00289301 │ │ │ │ + ldrbtmi r4, [fp], #-2938 @ 0xfffff486 │ │ │ │ + strcc pc, [ip], #-2259 @ 0xfffff72d │ │ │ │ + @ instruction: 0xf8359303 │ │ │ │ + movwls r3, #19602 @ 0x4c92 │ │ │ │ + blmi 1de93b4 <__time64@plt+0x1de7b6c> │ │ │ │ + movwls r4, #1147 @ 0x47b │ │ │ │ + orrpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ + @ instruction: 0xf7fd4619 │ │ │ │ + ldrb lr, [r1, -r4, asr #16] │ │ │ │ + stccc 8, cr15, [r8], {85} @ 0x55 │ │ │ │ + @ instruction: 0xf8356233 │ │ │ │ + rsbsvs r3, r3, #37376 @ 0x9200 │ │ │ │ + bmi 1c3e20c <__time64@plt+0x1c3c9c4> │ │ │ │ + ldrbtmi r4, [sl], #-2109 @ 0xfffff7c3 │ │ │ │ + ldrtmi r9, [fp], -r8, lsl #24 │ │ │ │ + stmdapl r0!, {r0, r8, sp} │ │ │ │ + @ instruction: 0xf7fc6800 │ │ │ │ + str lr, [sl, #-3972]! @ 0xfffff07c │ │ │ │ + strbt sl, [sl], #3379 @ 0xd33 │ │ │ │ + ldrbvs r9, [lr], #2823 @ 0xb07 │ │ │ │ + strtmi lr, [r0], -fp, lsl #13 │ │ │ │ + ldmda r6, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + bmi 19fdc78 <__time64@plt+0x19fc430> │ │ │ │ + ldrbtmi r4, [sl], #-2099 @ 0xfffff7cd │ │ │ │ + andls lr, sl, sl, ror #15 │ │ │ │ + blmi c7e130 <__time64@plt+0xc7c8e8> │ │ │ │ + bls 20cc08 <__time64@plt+0x20b3c0> │ │ │ │ + ldmpl r6, {r0, r1, r5, r6, fp, lr}^ │ │ │ │ + eorscs r4, r8, #120, 8 @ 0x78000000 │ │ │ │ + @ instruction: 0xf7fc6833 │ │ │ │ + blmi 1880244 <__time64@plt+0x187e9fc> │ │ │ │ + @ instruction: 0xf8d3447b │ │ │ │ + strt r3, [r4], #1044 @ 0x414 │ │ │ │ + strcc pc, [ip], #-2259 @ 0xfffff72d │ │ │ │ + movwls r3, #11524 @ 0x2d04 │ │ │ │ + stccc 8, cr15, [lr], {53} @ 0x35 │ │ │ │ + movwls r4, #13864 @ 0x3628 │ │ │ │ + blmi 16e9434 <__time64@plt+0x16e7bec> │ │ │ │ + movwls r4, #1147 @ 0x47b │ │ │ │ + orrpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ + @ instruction: 0xf7fd4619 │ │ │ │ + ldrt lr, [ip], #2050 @ 0x802 │ │ │ │ + ldrdcs pc, [r0], -sl │ │ │ │ + cmpppl r6, #68, 4 @ p-variant is OBSOLETE @ 0x40000004 │ │ │ │ + cmppcc r2, #1342177292 @ p-variant is OBSOLETE @ 0x5000000c │ │ │ │ + @ instruction: 0xf47f429a │ │ │ │ + @ instruction: 0xf50daf4a │ │ │ │ + tstcc r4, #201326592 @ 0xc000000 │ │ │ │ + @ instruction: 0xf644681a │ │ │ │ + vqdmlal.s , d0, d1[2] │ │ │ │ + addsmi r0, sl, #939524097 @ 0x38000001 │ │ │ │ + svcge 0x003ff47f │ │ │ │ + strtmi r4, [r0], -sl, asr #12 │ │ │ │ + @ instruction: 0xf0094629 │ │ │ │ + teqplt r8, fp, lsl pc @ p-variant is OBSOLETE │ │ │ │ + ldrtmi r4, [r8], -r9, lsr #12 │ │ │ │ + blx 742874 <__time64@plt+0x74102c> │ │ │ │ + @ instruction: 0xf73f2800 │ │ │ │ + uasx sl, lr, fp │ │ │ │ + ldrbtmi r4, [pc], #-3910 @ 4888 <__time64@plt+0x3040> │ │ │ │ + @ instruction: 0xf7fce72f │ │ │ │ + svclt 0x0000edfe │ │ │ │ + andeq pc, r0, ip, ror lr @ │ │ │ │ + andeq pc, r0, r4, ror lr @ │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + andeq r0, r1, r6, lsr #32 │ │ │ │ + andeq ip, r0, r0, asr fp │ │ │ │ + andeq ip, r0, r6, lsl #22 │ │ │ │ + andeq r2, r1, r0, asr #8 │ │ │ │ + andeq r2, r1, r6, lsr r4 │ │ │ │ + andeq r1, r1, r8 │ │ │ │ + andeq r2, r1, r8, lsl r4 │ │ │ │ + andeq pc, r0, sl, ror #30 │ │ │ │ + andeq r0, r1, r0, ror #30 │ │ │ │ + andeq pc, r0, sl, asr #29 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq ip, r0, r0, ror #21 │ │ │ │ + muleq r0, ip, lr │ │ │ │ + strdeq r0, [r1], -r4 │ │ │ │ + andeq ip, r0, r4, lsr #22 │ │ │ │ + andeq ip, r0, ip, lsl fp │ │ │ │ + andeq ip, r0, r8, lsr fp │ │ │ │ + andeq ip, r0, sl, ror #22 │ │ │ │ + andeq ip, r0, r4, ror fp │ │ │ │ + andeq ip, r0, r0, lsl #23 │ │ │ │ + andeq r0, r1, r4, ror #28 │ │ │ │ + andeq r0, r1, r6, asr lr │ │ │ │ + @ instruction: 0x0000fbb2 │ │ │ │ + andeq ip, r0, ip, asr fp │ │ │ │ + andeq r2, r1, lr, lsl r2 │ │ │ │ + andeq ip, r0, r6, asr #17 │ │ │ │ + andeq pc, r0, r2, ror sp @ │ │ │ │ + andeq r0, r1, r6, lsr #26 │ │ │ │ + strdeq ip, [r0], -r6 │ │ │ │ + ldrdeq ip, [r0], -sl │ │ │ │ + ldrdeq r0, [r1], -r8 │ │ │ │ + andeq ip, r0, sl, lsr #15 │ │ │ │ + andeq pc, r0, lr, lsr #24 │ │ │ │ + andeq r0, r1, ip, lsl #25 │ │ │ │ + andeq ip, r0, r2, ror #14 │ │ │ │ + andeq pc, r0, r4, lsl ip @ │ │ │ │ + andeq r0, r1, r6, lsr #23 │ │ │ │ + ldrdeq ip, [r0], -r4 │ │ │ │ + andeq ip, r0, r0, lsl #5 │ │ │ │ + andeq pc, r0, r8, ror #21 │ │ │ │ + andeq ip, r0, r6, lsl #12 │ │ │ │ + andeq ip, r0, r8, ror #11 │ │ │ │ + andeq pc, r0, r2, lsl #21 │ │ │ │ + andeq ip, r0, sl, asr #11 │ │ │ │ + @ instruction: 0x0000c5b0 │ │ │ │ + @ instruction: 0x0000c6b2 │ │ │ │ + andeq ip, r0, r6, lsl #1 │ │ │ │ + @ instruction: 0x0000c5b0 │ │ │ │ + andeq ip, r0, ip, lsr #11 │ │ │ │ + andeq ip, r0, ip, lsr #11 │ │ │ │ + andeq r0, r1, r4, ror sl │ │ │ │ + andeq ip, r0, lr, ror r5 │ │ │ │ + andeq r1, r1, sl, lsl lr │ │ │ │ + andeq ip, r0, r4, lsr r5 │ │ │ │ + andeq ip, r0, r4, lsr #1 │ │ │ │ + andeq ip, r0, sl, asr r4 │ │ │ │ + ldrdeq pc, [r0], -r8 │ │ │ │ + @ instruction: 0x0000f8bc │ │ │ │ + andeq r0, r1, r6, ror #17 │ │ │ │ + andeq ip, r0, r4, lsl #8 │ │ │ │ + muleq r0, lr, r3 │ │ │ │ + andeq ip, r0, r6, ror r3 │ │ │ │ + andeq ip, r0, r0, lsr r4 │ │ │ │ + andeq r0, r1, ip, ror #16 │ │ │ │ + andeq ip, r0, r8, ror r4 │ │ │ │ + andeq ip, r0, sl, ror r3 │ │ │ │ + mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + mcrreq 8, 4, pc, r8, cr12 @ │ │ │ │ + bmi fe196220 <__time64@plt+0xfe1949d8> │ │ │ │ + @ instruction: 0xf5ad4b86 │ │ │ │ + ldrbtmi r5, [sl], #-3392 @ 0xfffff2c0 │ │ │ │ + strmi fp, [lr], -fp, lsl #1 │ │ │ │ + cmpppl r0, sp, lsl #10 @ p-variant is OBSOLETE │ │ │ │ + ldmpl r3, {r2, r5, r8, ip, sp}^ │ │ │ │ + andvs r6, fp, fp, lsl r8 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + @ instruction: 0xf0002800 │ │ │ │ + ldmdbmi pc!, {r1, r2, r3, r4, r7, pc}^ @ │ │ │ │ + stmdbvs r0, {r2, r9, sl, lr}^ │ │ │ │ + @ instruction: 0xf7fc4479 │ │ │ │ + stmdacs r0, {r1, r4, r6, r7, sl, fp, sp, lr, pc} │ │ │ │ + addshi pc, r5, r0 │ │ │ │ + strtmi fp, [r9], -sp, asr #3 │ │ │ │ + strpl pc, [r0, #-1293] @ 0xfffffaf3 │ │ │ │ + @ instruction: 0xf6403528 │ │ │ │ + svcne 0x002b72ff │ │ │ │ + @ instruction: 0xf7fc4618 │ │ │ │ + movwcs lr, #3676 @ 0xe5c │ │ │ │ + @ instruction: 0xf8854975 │ │ │ │ + @ instruction: 0xf50d3ffb │ │ │ │ + strcc r5, [r4, #-1409] @ 0xfffffa7f │ │ │ │ + orrpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ + @ instruction: 0x462a4479 │ │ │ │ + @ instruction: 0xf86ef00a │ │ │ │ + @ instruction: 0xf0402800 │ │ │ │ + svcmi 0x006f808d │ │ │ │ + andcs r4, r1, #2130706432 @ 0x7f000000 │ │ │ │ + @ instruction: 0x46204631 │ │ │ │ + blx fe0c2a40 <__time64@plt+0xfe0c11f8> │ │ │ │ + stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ + sbchi pc, r6, r0 │ │ │ │ + ldrbtmi r4, [r8], #-2154 @ 0xfffff796 │ │ │ │ + stc 7, cr15, [r2, #1008]! @ 0x3f0 │ │ │ │ + stmdacs r0, {r0, r9, sl, lr} │ │ │ │ + addshi pc, r9, r0 │ │ │ │ + stmdaeq r8!, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ + movweq pc, #16808 @ 0x41a8 @ │ │ │ │ + rscsvc pc, pc, #64, 12 @ 0x4000000 │ │ │ │ + @ instruction: 0xf7fc4618 │ │ │ │ + @ instruction: 0x4603ee30 │ │ │ │ + stccs 8, cr15, [r4], {24} │ │ │ │ + @ instruction: 0xf0002a00 │ │ │ │ + movwls r8, #24707 @ 0x6083 │ │ │ │ + stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ + stmibpl r1, {r0, r2, r3, r8, sl, ip, sp, lr, pc} │ │ │ │ + stmiavs r3!, {r0, r9, sp} │ │ │ │ + stmdbeq r8, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf1a99305 │ │ │ │ + ldrtmi r0, [r0], -r4, lsl #12 │ │ │ │ + movwls r6, #18787 @ 0x4963 │ │ │ │ + movwls r6, #14627 @ 0x3923 │ │ │ │ + movwls r6, #11427 @ 0x2ca3 │ │ │ │ + ldrbtmi r4, [fp], #-2902 @ 0xfffff4aa │ │ │ │ + strcc lr, [r0, -sp, asr #19] │ │ │ │ + svcgt 0x00fbf888 │ │ │ │ + orrpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ + ldrdhi pc, [ip, #-143] @ 0xffffff71 │ │ │ │ + @ instruction: 0xf7fc4619 │ │ │ │ + stmdbvs r9!, {r2, r6, r7, r9, sl, fp, sp, lr, pc}^ │ │ │ │ + @ instruction: 0x463244f8 │ │ │ │ + @ instruction: 0xf8d84620 │ │ │ │ + @ instruction: 0xf0023000 │ │ │ │ + stmdacs r0, {r0, r1, r3, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + addhi pc, r4, r0, asr #5 │ │ │ │ + ldrdcc pc, [r0], -r8 │ │ │ │ + stmdbvs r9!, {r1, r4, r5, r9, sl, lr}^ │ │ │ │ + movwls r4, #1568 @ 0x620 │ │ │ │ + orrpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ + mcrr2 0, 0, pc, r4, cr2 @ │ │ │ │ + ldclle 8, cr2, [r7, #-0] │ │ │ │ + stccs 8, cr15, [r4], {89} @ 0x59 │ │ │ │ + cmppeq r8, #1342177284 @ p-variant is OBSOLETE @ 0x50000004 │ │ │ │ + movtmi pc, #4802 @ 0x12c2 @ │ │ │ │ + mulle sl, sl, r2 │ │ │ │ + stccs 8, cr15, [r4], {89} @ 0x59 │ │ │ │ + cmppeq r8, #1342177284 @ p-variant is OBSOLETE @ 0x50000004 │ │ │ │ + movtmi pc, #4802 @ 0x12c2 @ │ │ │ │ + @ instruction: 0xd056429a │ │ │ │ + submi r2, r0, #1 │ │ │ │ + ldmhi r2!, {r1, r2, r3, sp, lr, pc} │ │ │ │ + movtcc pc, #63044 @ 0xf644 @ │ │ │ │ + @ instruction: 0xd1ef429a │ │ │ │ + @ instruction: 0x4638493a │ │ │ │ + @ instruction: 0xf7fc4479 │ │ │ │ + mvnslt lr, lr, lsr ip │ │ │ │ + movwcc r6, #6315 @ 0x18ab │ │ │ │ + andcs r6, r0, fp, lsr #1 │ │ │ │ + @ instruction: 0xf50d4a36 │ │ │ │ + blmi b59034 <__time64@plt+0xb577ec> │ │ │ │ + ldrbtmi r3, [sl], #-292 @ 0xfffffedc │ │ │ │ + ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ + subsmi r6, sl, fp, lsl #16 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + @ instruction: 0xf50dd14b │ │ │ │ + andlt r5, fp, r0, asr #26 │ │ │ │ + mvnshi lr, #12386304 @ 0xbd0000 │ │ │ │ + @ instruction: 0xf00a4628 │ │ │ │ + stmdacs r0, {r0, r1, r3, r4, r5, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ + svcge 0x006df43f │ │ │ │ + ldrbtmi r4, [pc], #-3883 @ 4b60 <__time64@plt+0x3318> │ │ │ │ + ldmib r5, {r0, r1, r3, r5, r6, r8, r9, sl, sp, lr, pc}^ │ │ │ │ + strtmi r2, [r0], -r8, lsl #6 │ │ │ │ + strls r6, [r1, #-2409] @ 0xfffff697 │ │ │ │ + strls r6, [r0], #-2732 @ 0xfffff554 │ │ │ │ + stc2 7, cr15, [r2, #-1012]! @ 0xfffffc0c │ │ │ │ + sbcsle r2, r8, r0, lsl #16 │ │ │ │ + movwcc r6, #6379 @ 0x18eb │ │ │ │ + ldrb r6, [r4, fp, ror #1] │ │ │ │ + ldrbtmi r4, [sl], #-2595 @ 0xfffff5dd │ │ │ │ + muleq r3, r2, r8 │ │ │ │ + andeq lr, r3, r3, lsl #17 │ │ │ │ + stmdami r1!, {r0, r2, r4, r5, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ + @ instruction: 0xf7fc4478 │ │ │ │ + strmi lr, [r1], -r2, lsl #26 │ │ │ │ + @ instruction: 0xf47f2800 │ │ │ │ + @ instruction: 0xf7fcaf5f │ │ │ │ + @ instruction: 0xf10deca4 │ │ │ │ + @ instruction: 0xf7fc0828 │ │ │ │ + blge 27fbdc <__time64@plt+0x27e394> │ │ │ │ + @ instruction: 0xf43f2800 │ │ │ │ + stmdavs r1, {r0, r1, r2, r3, r4, r6, r8, r9, sl, fp, sp, pc} │ │ │ │ + @ instruction: 0xf8d9e754 │ │ │ │ + @ instruction: 0xf6452000 │ │ │ │ + vqdmlal.s q8, d5, d1[1] │ │ │ │ + addsmi r3, sl, #603979777 @ 0x24000001 │ │ │ │ + @ instruction: 0xf8b9d1a0 │ │ │ │ + vhadd.s8 d18, d5, d4 │ │ │ │ + addsmi r3, sl, #84, 6 @ 0x50000001 │ │ │ │ + andcs fp, r0, r8, lsl #30 │ │ │ │ + @ instruction: 0xe798d198 │ │ │ │ + rscscc pc, pc, pc, asr #32 │ │ │ │ + @ instruction: 0xf7fce7a6 │ │ │ │ + svclt 0x0000ec54 │ │ │ │ + andeq pc, r0, r6, lsr #8 │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + @ instruction: 0x0000c1b4 │ │ │ │ + andeq ip, r0, ip, lsr #27 │ │ │ │ + andeq ip, r0, r8, ror r3 │ │ │ │ + andeq ip, r0, r2, ror r3 │ │ │ │ + andeq ip, r0, sl, lsr #6 │ │ │ │ + andeq pc, r0, r0, asr r5 @ │ │ │ │ + muleq r0, r8, r2 │ │ │ │ + andeq pc, r0, r2, asr #5 │ │ │ │ + andeq ip, r0, r6, asr r2 │ │ │ │ + andeq fp, r0, r6, asr #25 │ │ │ │ + andeq ip, r0, r4, lsr r2 │ │ │ │ + mvnsmi lr, sp, lsr #18 │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + ldceq 8, cr15, [r0], #-304 @ 0xfffffed0 │ │ │ │ + bmi 131648c <__time64@plt+0x1314c44> │ │ │ │ + @ instruction: 0xf5ad4b4c │ │ │ │ + ldrbtmi r5, [sl], #-3328 @ 0xfffff300 │ │ │ │ + strmi fp, [lr], -r6, lsl #1 │ │ │ │ + tstppl r0, sp, lsl #10 @ p-variant is OBSOLETE │ │ │ │ + ldmpl r3, {r2, r4, r8, ip, sp}^ │ │ │ │ + andvs r6, fp, fp, lsl r8 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + rsble r2, lr, r0, lsl #16 │ │ │ │ + stmdbvs r0, {r2, r9, sl, lr}^ │ │ │ │ + stmdbmi r4, {r3, r5, r8, ip, sp, pc}^ │ │ │ │ + @ instruction: 0xf7fc4479 │ │ │ │ + stmdacs r0, {r2, r3, r4, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ + stcvs 0, cr13, [r3], #404 @ 0x194 │ │ │ │ + rsble r2, r2, r0, lsl #22 │ │ │ │ + blcs 22ce0 <__time64@plt+0x21498> │ │ │ │ + bicslt sp, r5, pc, asr r0 │ │ │ │ + @ instruction: 0xf50d4629 │ │ │ │ + ldrcc r5, [r8, #-1408] @ 0xfffffa80 │ │ │ │ + rscsvc pc, pc, #64, 12 @ 0x4000000 │ │ │ │ + ldrmi r1, [r8], -fp, lsr #30 │ │ │ │ + stc 7, cr15, [r0, #-1008]! @ 0xfffffc10 │ │ │ │ + movwcs r4, #2361 @ 0x939 │ │ │ │ + svccc 0x00fbf885 │ │ │ │ + @ instruction: 0xf44fad05 │ │ │ │ + ldrbtmi r5, [r9], #-896 @ 0xfffffc80 │ │ │ │ + @ instruction: 0xf009462a │ │ │ │ + msrlt LR_irq, r5 │ │ │ │ + @ instruction: 0xf00a4628 │ │ │ │ + stmdacs r0, {r0, r4, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ + svcmi 0x0032d156 │ │ │ │ + @ instruction: 0xf04f447f │ │ │ │ + @ instruction: 0x463132ff │ │ │ │ + @ instruction: 0xf7ff4620 │ │ │ │ + strmi pc, [r5], -r5, asr #18 │ │ │ │ + mcrmi 3, 1, fp, cr14, cr8, {1} │ │ │ │ + svcge 0x00059701 │ │ │ │ + ldrbtmi r4, [lr], #-2861 @ 0xfffff4d3 │ │ │ │ + ldrtmi r6, [r8], -r2, lsr #25 │ │ │ │ + movwls r4, #1147 @ 0x47b │ │ │ │ + orrpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ + ldrmi r9, [r9], -r2, lsl #4 │ │ │ │ + @ instruction: 0xf7fc2201 │ │ │ │ + stmdbvs r9!, {r4, r5, r7, r8, sl, fp, sp, lr, pc}^ │ │ │ │ + @ instruction: 0x463a6833 │ │ │ │ + @ instruction: 0xf0024620 │ │ │ │ + ldmdavs r3!, {r0, r3, r4, r5, r6, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ + ldrtmi r6, [sl], -r9, ror #18 │ │ │ │ + strtmi r9, [r0], -r0, lsl #6 │ │ │ │ + orrpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ + blx dc0d0a <__time64@plt+0xdbf4c2> │ │ │ │ + stcle 8, cr2, [r6, #-0] │ │ │ │ + vpmax.s8 d25, d5, d5 │ │ │ │ + vorr.i32 q8, #10240 @ 0x00002800 │ │ │ │ + addsmi r4, sl, #67108865 @ 0x4000001 │ │ │ │ + @ instruction: 0xf04fd002 │ │ │ │ + strd r3, [pc], -pc @ │ │ │ │ + @ instruction: 0xf64488ba │ │ │ │ + addsmi r3, sl, #1006632961 @ 0x3c000001 │ │ │ │ + stmiavs fp!, {r0, r1, r2, r4, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ + adcvs r3, fp, r1, lsl #22 │ │ │ │ + stmiavs fp!, {r0, r1, r3, r5, r8, fp, ip, sp, pc}^ │ │ │ │ + @ instruction: 0x4629b91b │ │ │ │ + @ instruction: 0xf7ff4620 │ │ │ │ + andcs pc, r0, r3, asr #16 │ │ │ │ + @ instruction: 0xf50d4a12 │ │ │ │ + blmi 2d9140 <__time64@plt+0x2d78f8> │ │ │ │ + ldrbtmi r3, [sl], #-276 @ 0xfffffeec │ │ │ │ + ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ + subsmi r6, sl, fp, lsl #16 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + @ instruction: 0xf50dd107 │ │ │ │ + andlt r5, r6, r0, lsl #26 │ │ │ │ + ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ + ldrbtmi r4, [pc], #-3850 @ 4d60 <__time64@plt+0x3518> │ │ │ │ + @ instruction: 0xf7fce7a7 │ │ │ │ + svclt 0x0000eb92 │ │ │ │ + @ instruction: 0x0000f1ba │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + andeq fp, r0, r8, asr #30 │ │ │ │ + andeq ip, r0, sl, lsr fp │ │ │ │ + andeq ip, r0, ip, lsr r1 │ │ │ │ + andeq pc, r0, r2, asr #6 │ │ │ │ + andeq ip, r0, ip, asr #4 │ │ │ │ + strheq pc, [r0], -r6 @ │ │ │ │ + muleq r0, r2, r0 │ │ │ │ + vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ + bl feb5bf94 <__time64@plt+0xfeb5a74c> │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ + @ instruction: 0xf84c0000 │ │ │ │ + bmi 13c7e20 <__time64@plt+0x13c65d8> │ │ │ │ + stcpl 5, cr15, [r0, #692] @ 0x2b4 │ │ │ │ + addlt r4, r5, lr, asr #22 │ │ │ │ + @ instruction: 0xf50d447a │ │ │ │ + smlabbcc ip, r0, r1, r5 │ │ │ │ + ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ + @ instruction: 0xf04f600b │ │ │ │ + stmdacs r0, {r8, r9} │ │ │ │ + addhi pc, r9, r0 │ │ │ │ + strmi r6, [r4], -r3, lsl #17 │ │ │ │ + andcs fp, r0, #-1073741818 @ 0xc0000006 │ │ │ │ + @ instruction: 0xf7ff4611 │ │ │ │ + stcvs 15, cr15, [r5], #-148 @ 0xffffff6c │ │ │ │ + @ instruction: 0x4629b135 │ │ │ │ + strtmi r6, [r0], -sp, lsr #16 │ │ │ │ + blx 1640dee <__time64@plt+0x163f5a6> │ │ │ │ + mvnsle r2, r0, lsl #26 │ │ │ │ + strtmi r4, [r1], -r0, asr #16 │ │ │ │ + andcc r4, r4, r8, ror r4 │ │ │ │ + blx 1642de2 <__time64@plt+0x164159a> │ │ │ │ + stmdacs r0, {r5, r6, sl, fp, sp, lr} │ │ │ │ + @ instruction: 0xf7fcdb01 │ │ │ │ + blmi f40248 <__time64@plt+0xf3ea00> │ │ │ │ + @ instruction: 0xf8d3447b │ │ │ │ + blcs 91e20 <__time64@plt+0x905d8> │ │ │ │ + stmdavs r0!, {r0, r1, r4, r6, ip, lr, pc} │ │ │ │ + @ instruction: 0xf00ab108 │ │ │ │ + stmiavs r0!, {r0, r1, r4, r5, r9, fp, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf00ab108 │ │ │ │ + vstmiavs r0!, {s30-s76} │ │ │ │ + @ instruction: 0xf00ab108 │ │ │ │ + stmdbvs r0!, {r0, r1, r3, r5, r9, fp, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf00ab108 │ │ │ │ + stmdbvs r0!, {r0, r1, r2, r5, r9, fp, ip, sp, lr, pc}^ │ │ │ │ + @ instruction: 0xf00ab108 │ │ │ │ + stmibvs r0!, {r0, r1, r5, r9, fp, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf00ab108 │ │ │ │ + @ instruction: 0x6de0fa1f │ │ │ │ + @ instruction: 0xf00ab108 │ │ │ │ + @ instruction: 0x6e63fa1b │ │ │ │ + svcvs 0x0060b123 │ │ │ │ + @ instruction: 0x4798b110 │ │ │ │ + strbvs r2, [r3, -r0, lsl #6]! │ │ │ │ + teqlt sp, r5, lsr #26 │ │ │ │ + stmdavs sp!, {r0, r3, r5, r9, sl, lr} │ │ │ │ + strtmi r2, [r0], -r1, lsl #4 │ │ │ │ + stc2l 7, cr15, [sl, #-1012] @ 0xfffffc0c │ │ │ │ + mvnsle r2, r0, lsl #26 │ │ │ │ + teqlt r5, r5, ror #26 │ │ │ │ + stmdavs sp!, {r0, r3, r5, r9, sl, lr} │ │ │ │ + @ instruction: 0xf0054620 │ │ │ │ + vstrcs s30, [r0, #-428] @ 0xfffffe54 │ │ │ │ + stclvs 1, cr13, [r5], #992 @ 0x3e0 │ │ │ │ + @ instruction: 0x4629b135 │ │ │ │ + strtmi r6, [r0], -sp, lsr #16 │ │ │ │ + @ instruction: 0xffa0f7fe │ │ │ │ + mvnsle r2, r0, lsl #26 │ │ │ │ + @ instruction: 0xf00a4620 │ │ │ │ + strdcs pc, [r0], -r5 │ │ │ │ + @ instruction: 0xf50d4a18 │ │ │ │ + blmi 519490 <__time64@plt+0x517c48> │ │ │ │ + ldrbtmi r3, [sl], #-268 @ 0xfffffef4 │ │ │ │ + ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ + subsmi r6, sl, fp, lsl #16 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + @ instruction: 0xf50dd11a │ │ │ │ + andlt r5, r5, r0, lsl #27 │ │ │ │ + stcvs 13, cr11, [r0], #192 @ 0xc0 │ │ │ │ + @ instruction: 0xf7fcad03 │ │ │ │ + bmi 3ffa94 <__time64@plt+0x3fe24c> │ │ │ │ + @ instruction: 0xf44f6ca1 │ │ │ │ + ldrbtmi r5, [sl], #-896 @ 0xfffffc80 │ │ │ │ + stmib sp, {r3, r5, r9, sl, lr}^ │ │ │ │ + andcs r2, r1, #0, 2 │ │ │ │ + @ instruction: 0xf7fc4619 │ │ │ │ + @ instruction: 0x4628ecbc │ │ │ │ + b ffa42ec0 <__time64@plt+0xffa41678> │ │ │ │ + @ instruction: 0xf04fe797 │ │ │ │ + @ instruction: 0xe7d730ff │ │ │ │ + b ff5c2ecc <__time64@plt+0xff5c1684> │ │ │ │ + andeq pc, r0, r0, asr r0 @ │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + muleq r1, ip, r2 │ │ │ │ + andeq r0, r1, r8, lsl #5 │ │ │ │ + andeq lr, r0, r6, ror #30 │ │ │ │ + andeq fp, r0, r2, asr #30 │ │ │ │ + vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ + bl feb5c0fc <__time64@plt+0xfeb5a8b4> │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ + stcmi 15, cr0, [pc], {240} @ 0xf0 │ │ │ │ + @ instruction: 0xf8d4447c │ │ │ │ + stmdblt sp, {r3, r4, sl, ip, lr} │ │ │ │ + stmdblt r6, {r1, r2, r5, fp, sp, lr} │ │ │ │ + @ instruction: 0xf7fcbd70 │ │ │ │ + addmi lr, r6, #129024 @ 0x1f800 │ │ │ │ + stmdavs r4!, {r1, r3, r4, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ + strtmi fp, [r0], -ip, asr #2 │ │ │ │ + @ instruction: 0xf7ff68e4 │ │ │ │ + stccs 15, cr15, [r0], {51} @ 0x33 │ │ │ │ + blmi 1b9710 <__time64@plt+0x1b7ec8> │ │ │ │ + @ instruction: 0xf8d3447b │ │ │ │ + blmi 159f94 <__time64@plt+0x15874c> │ │ │ │ + ldrbtmi r3, [fp], #-1281 @ 0xfffffaff │ │ │ │ + ldrpl pc, [r8], #-2243 @ 0xfffff73d │ │ │ │ + svclt 0x0000bd70 │ │ │ │ + andeq r0, r1, ip, ror r1 │ │ │ │ + andeq r0, r1, r4, asr r1 │ │ │ │ + andeq r0, r1, sl, asr #2 │ │ │ │ + svcmi 0x00f0e92d │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + stcleq 8, cr15, [r0], #304 @ 0x130 │ │ │ │ + stclpl 5, cr15, [r2, #-692] @ 0xfffffd4c │ │ │ │ + umulllt r4, pc, r8, r6 @ │ │ │ │ + ldrbtcc pc, [ip], #2271 @ 0x8df @ │ │ │ │ + strbpl pc, [r3], #-1293 @ 0xfffffaf3 @ │ │ │ │ + strtcc sl, [r0], #-3630 @ 0xfffff1d2 │ │ │ │ + andls r4, r4, #13631488 @ 0xd00000 │ │ │ │ + cmpppl r2, sp, lsl #10 @ p-variant is OBSOLETE │ │ │ │ + strbtcs pc, [ip], #2271 @ 0x8df @ │ │ │ │ + stmdavs r4!, {r2, r4, r5, r8, ip, sp} │ │ │ │ + ldrbtmi r4, [sl], #-1543 @ 0xfffff9f9 │ │ │ │ + @ instruction: 0xf8df9405 │ │ │ │ + strcs r9, [r1], #-1252 @ 0xfffffb1c │ │ │ │ + ldrbtmi r5, [r9], #2259 @ 0x8d3 │ │ │ │ + andvs r6, fp, fp, lsl r8 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + @ instruction: 0xf8462310 │ │ │ │ + @ instruction: 0xf50d3c88 │ │ │ │ + @ instruction: 0x33245343 │ │ │ │ + strtmi lr, [r4], #-2374 @ 0xfffff6ba │ │ │ │ + movwls r6, #26651 @ 0x681b │ │ │ │ + movtpl pc, #13581 @ 0x350d @ │ │ │ │ + @ instruction: 0xf8d33328 │ │ │ │ + @ instruction: 0xf50da000 │ │ │ │ + @ instruction: 0x332c5343 │ │ │ │ + movwls r6, #30747 @ 0x781b │ │ │ │ + movtpl pc, #13581 @ 0x350d @ │ │ │ │ + @ instruction: 0xf8d33330 │ │ │ │ + @ instruction: 0xf7fdb000 │ │ │ │ + @ instruction: 0xf004ffab │ │ │ │ + @ instruction: 0x2d00f929 │ │ │ │ + msrhi CPSR_fs, r0 │ │ │ │ + blcs 2309c <__time64@plt+0x21854> │ │ │ │ + msrhi CPSR_f, r0 │ │ │ │ + @ instruction: 0x4628213a │ │ │ │ + bl 8c2fec <__time64@plt+0x8c17a4> │ │ │ │ + @ instruction: 0xf0402800 │ │ │ │ + tstlt pc, r1, lsr #2 │ │ │ │ + blcs 230f4 <__time64@plt+0x218ac> │ │ │ │ + teqphi r1, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xf7fc4628 │ │ │ │ + @ instruction: 0xf5b0eb0c │ │ │ │ + vmax.f32 d6, d16, d0 │ │ │ │ + b 1625574 <__time64@plt+0x1623d2c> │ │ │ │ + @ instruction: 0xf000030a │ │ │ │ + orrscs r8, r4, sp, lsr r1 │ │ │ │ + @ instruction: 0xf00a2001 │ │ │ │ + strmi pc, [r4], -r1, lsl #18 │ │ │ │ + @ instruction: 0xf0002800 │ │ │ │ + @ instruction: 0xf8df8109 │ │ │ │ + ldrbtmi r0, [r8], #-1104 @ 0xfffffbb0 │ │ │ │ + @ instruction: 0xf91ef00a │ │ │ │ + eorvs r2, r0, r1, lsl #2 │ │ │ │ + @ instruction: 0xf00a200a │ │ │ │ + strdvs pc, [r0], r3 @ │ │ │ │ + ldmdavc fp!, {r0, r1, r2, r3, r4, r8, ip, sp, pc} │ │ │ │ + @ instruction: 0xf0402b00 │ │ │ │ + @ instruction: 0xf8df81b9 │ │ │ │ + ldrbtmi r0, [r8], #-1076 @ 0xfffffbcc │ │ │ │ + @ instruction: 0xf90ef00a │ │ │ │ + strtmi r6, [r8], -r0, lsr #2 │ │ │ │ + @ instruction: 0xf90af00a │ │ │ │ + stmdals r4, {r5, r6, r8, sp, lr} │ │ │ │ + @ instruction: 0xf906f00a │ │ │ │ + @ instruction: 0xf7fd61a0 │ │ │ │ + stmdacs r0, {r0, r1, r9, fp, ip, sp, lr, pc} │ │ │ │ + msrhi CPSR_x, r0 │ │ │ │ + ldreq pc, [r0], #-2271 @ 0xfffff721 │ │ │ │ + @ instruction: 0xf00a4478 │ │ │ │ + strbvs pc, [r0, #2299]! @ 0x8fb @ │ │ │ │ + svceq 0x0000f1b8 │ │ │ │ + stmiavs r5!, {r1, r5, ip, lr, pc} │ │ │ │ + blls 15692c <__time64@plt+0x1550e4> │ │ │ │ + @ instruction: 0xf8c44628 │ │ │ │ + eorvs r8, r3, #28 │ │ │ │ + b ff1c308c <__time64@plt+0xff1c1844> │ │ │ │ + @ instruction: 0xf8dd4bfc │ │ │ │ + ldrbtmi r8, [fp], #-24 @ 0xffffffe8 │ │ │ │ + ldrbtmi r4, [sl], #-2811 @ 0xfffff505 │ │ │ │ + eorpl r8, fp, #1769472 @ 0x1b0000 │ │ │ │ + @ instruction: 0xf847230d │ │ │ │ + strcs r3, [r1, #-3876] @ 0xfffff0dc │ │ │ │ + strbmi r2, [r0], -r4, lsl #6 │ │ │ │ + strls r4, [r0, #-1593] @ 0xfffff9c7 │ │ │ │ + ldc2l 7, cr15, [r4], {253} @ 0xfd │ │ │ │ + @ instruction: 0x46394af5 │ │ │ │ + ldrbtmi r4, [sl], #-1600 @ 0xfffff9c0 │ │ │ │ + strls r2, [r0, #-776] @ 0xfffffcf8 │ │ │ │ + stc2l 7, cr15, [ip], {253} @ 0xfd │ │ │ │ + svceq 0x0000f1ba │ │ │ │ + stmiavs r5!, {r4, r5, ip, lr, pc} │ │ │ │ + blls 1cece0 <__time64@plt+0x1cd498> │ │ │ │ + rscvs r4, r3, #40, 12 @ 0x2800000 │ │ │ │ + eorge pc, r8, r4, asr #17 │ │ │ │ + b fe8430d8 <__time64@plt+0xfe841890> │ │ │ │ + bmi ffb5809c <__time64@plt+0xffb56854> │ │ │ │ + ldrbtmi r4, [sl], #-1147 @ 0xfffffb85 │ │ │ │ + eorpl r8, fp, #1769472 @ 0x1b0000 │ │ │ │ + movwcs r4, #63013 @ 0xf625 │ │ │ │ + @ instruction: 0xf8454658 │ │ │ │ + shasxmi r3, fp, r0 │ │ │ │ + strtmi r9, [r9], -r0, lsl #14 │ │ │ │ + ldc2 7, cr15, [r0], #1012 @ 0x3f4 │ │ │ │ + movwcs r4, #10982 @ 0x2ae6 │ │ │ │ + ldrbtmi r4, [sl], #-1577 @ 0xfffff9d7 │ │ │ │ + smlsdls r0, r8, r6, r4 │ │ │ │ + stc2 7, cr15, [r8], #1012 @ 0x3f4 │ │ │ │ + movwcs r4, #19171 @ 0x4ae3 │ │ │ │ + ldrbtmi r4, [sl], #-1577 @ 0xfffff9d7 │ │ │ │ + smlsdls r0, r8, r6, r4 │ │ │ │ + stc2 7, cr15, [r0], #1012 @ 0x3f4 │ │ │ │ + strtmi r4, [r9], -r0, ror #21 │ │ │ │ + ldrbtmi r4, [sl], #-1624 @ 0xfffff9a8 │ │ │ │ + strls r2, [r0, -r8, lsl #6] │ │ │ │ + ldc2 7, cr15, [r8], {253} @ 0xfd │ │ │ │ + ldrbtmi r4, [fp], #-3037 @ 0xfffff423 │ │ │ │ + strpl pc, [r8], #-2259 @ 0xfffff72d │ │ │ │ + @ instruction: 0xf0002d01 │ │ │ │ + stccs 0, cr8, [r2, #-832] @ 0xfffffcc0 │ │ │ │ + tstcs r1, r3, ror r1 │ │ │ │ + strmi r2, [r8], -r0, lsl #4 │ │ │ │ + bl a43144 <__time64@plt+0xa418fc> │ │ │ │ + strbtvs r2, [r0], #-2048 @ 0xfffff800 │ │ │ │ + @ instruction: 0xf04fdb6b │ │ │ │ + blge 287170 <__time64@plt+0x285928> │ │ │ │ + tstcs r1, r9, lsl #4 │ │ │ │ + andhi pc, r0, sp, asr #17 │ │ │ │ + @ instruction: 0xf7fcaf0e │ │ │ │ + @ instruction: 0x6c60ea10 │ │ │ │ + blge 2d6a1c <__time64@plt+0x2d51d4> │ │ │ │ + @ instruction: 0xf8cd2101 │ │ │ │ + @ instruction: 0xf7fc8000 │ │ │ │ + ldrtmi lr, [fp], -r8, lsl #20 │ │ │ │ + @ instruction: 0xf8472100 │ │ │ │ + strcs r1, [r1, #-3076] @ 0xfffff3fc │ │ │ │ + ldclpl 8, cr15, [r4], #-152 @ 0xffffff68 │ │ │ │ + stmdbne r4, {r0, r1, r6, fp, ip, sp, lr, pc} │ │ │ │ + smlabtne r2, r3, r9, lr │ │ │ │ + stmdbvs r7!, {r0, r1, r2, r6, r7, r8, fp, lr}^ │ │ │ │ + @ instruction: 0x46384479 │ │ │ │ + ldm lr!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + @ instruction: 0xf0402800 │ │ │ │ + @ instruction: 0x46298113 │ │ │ │ + @ instruction: 0xf7fe3e04 │ │ │ │ + vst2. {d31-d32}, [pc :128], r3 │ │ │ │ + strmi r5, [r1], -r0, lsl #5 │ │ │ │ + @ instruction: 0xf7fc4630 │ │ │ │ + @ instruction: 0x4630e9d8 │ │ │ │ + @ instruction: 0xf7fcad11 │ │ │ │ + rsbcs lr, ip, #112, 18 @ 0x1c0000 │ │ │ │ + @ instruction: 0xf10d4631 │ │ │ │ + @ instruction: 0xf7fc0046 │ │ │ │ + andcs lr, r0, lr, asr #19 │ │ │ │ + b ffd431c4 <__time64@plt+0xffd4197c> │ │ │ │ + rsbcs r4, lr, #42991616 @ 0x2900000 │ │ │ │ + stclvs 6, cr4, [r0], #-28 @ 0xffffffe4 │ │ │ │ + b 18c31d0 <__time64@plt+0x18c1988> │ │ │ │ + ldrtmi r4, [r8], -r5, lsl #12 │ │ │ │ + b ffac31d8 <__time64@plt+0xffac1990> │ │ │ │ + blle 8905ec <__time64@plt+0x88eda4> │ │ │ │ + @ instruction: 0xf00a4630 │ │ │ │ + strmi pc, [r3], -r3, asr #16 │ │ │ │ + @ instruction: 0xf44f6c60 │ │ │ │ + strtvs r7, [r3], #378 @ 0x17a │ │ │ │ + b febc31f0 <__time64@plt+0xfebc19a8> │ │ │ │ + blle 58f204 <__time64@plt+0x58d9bc> │ │ │ │ + tstcs r2, r1, lsl #4 │ │ │ │ + @ instruction: 0xf7fc6c60 │ │ │ │ + stmiami sl!, {r1, r4, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ + ldrbtmi r4, [r8], #-1569 @ 0xfffff9df │ │ │ │ + @ instruction: 0xf7fd3004 │ │ │ │ + blmi fea436f8 <__time64@plt+0xfea41eb0> │ │ │ │ + bvs 16d640c <__time64@plt+0x16d4bc4> │ │ │ │ + @ instruction: 0xf0402b00 │ │ │ │ + andcs r8, r1, #28, 2 │ │ │ │ + strtmi r2, [r0], -r0, lsl #2 │ │ │ │ + @ instruction: 0xf948f7fd │ │ │ │ + blmi fe8fd258 <__time64@plt+0xfe8fba10> │ │ │ │ + ldmvs fp, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ + @ instruction: 0xf0402b00 │ │ │ │ + @ instruction: 0x46208118 │ │ │ │ + stc2 7, cr15, [r4, #1020]! @ 0x3fc │ │ │ │ + bmi fe7ce248 <__time64@plt+0xfe7cca00> │ │ │ │ + cmpppl r2, sp, lsl #10 @ p-variant is OBSOLETE │ │ │ │ + teqcc r4, sl, lsl #23 │ │ │ │ + ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ + stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ + @ instruction: 0xf04f405a │ │ │ │ + @ instruction: 0xf0400300 │ │ │ │ + strtmi r8, [r0], -r4, lsl #2 │ │ │ │ + stclpl 5, cr15, [r2, #-52] @ 0xffffffcc │ │ │ │ + pop {r0, r1, r2, r3, ip, sp, pc} │ │ │ │ + shsub8mi r8, r8, r0 │ │ │ │ + ldmib sl, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + svcvs 0x0080f5b0 │ │ │ │ + mcrge 6, 6, pc, cr8, cr15, {3} @ │ │ │ │ + ldrbtmi r4, [fp], #-2962 @ 0xfffff46e │ │ │ │ + blcs 1f4f0 <__time64@plt+0x1dca8> │ │ │ │ + blmi fe479600 <__time64@plt+0xfe477db8> │ │ │ │ + ldmmi r1, {r0, r2, r5, r9, sp} │ │ │ │ + ldrbtmi r4, [r8], #-1569 @ 0xfffff9df │ │ │ │ + andcc pc, r3, r9, asr r8 @ │ │ │ │ + @ instruction: 0xf7fc681b │ │ │ │ + ldrb lr, [r3, r8, asr #18] │ │ │ │ + ldrbtmi r4, [fp], #-2957 @ 0xfffff473 │ │ │ │ + blcs 1f510 <__time64@plt+0x1dcc8> │ │ │ │ + blmi fe2795e0 <__time64@plt+0xfe277d98> │ │ │ │ + stmmi fp, {r0, r4, r5, r9, sp} │ │ │ │ + ldrbtmi r2, [r8], #-257 @ 0xfffffeff │ │ │ │ + andcc pc, r3, r9, asr r8 @ │ │ │ │ + @ instruction: 0xf7fc681b │ │ │ │ + @ instruction: 0xe7c3e938 │ │ │ │ + ldrbtmi r4, [r8], #-2183 @ 0xfffff779 │ │ │ │ + @ instruction: 0xffdaf009 │ │ │ │ + blmi fe1bee3c <__time64@plt+0xfe1bd5f4> │ │ │ │ + ldmvs fp, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ + adcsle r2, r9, r0, lsl #22 │ │ │ │ + eorcs r4, r4, #129024 @ 0x1f800 │ │ │ │ + smlabbcs r1, r3, r8, r4 │ │ │ │ + @ instruction: 0xf8594478 │ │ │ │ + ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ + stmdb r2!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + andcs lr, r0, #45613056 @ 0x2b80000 │ │ │ │ + andcs r4, r2, r9, lsr #12 │ │ │ │ + b 16c32e0 <__time64@plt+0x16c1a98> │ │ │ │ + strbtvs r2, [r0], #-2048 @ 0xfffff800 │ │ │ │ + svcge 0x000edb9d │ │ │ │ + stmdaeq r4, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ + tstpeq r0, #-1073741783 @ p-variant is OBSOLETE @ 0xc0000029 │ │ │ │ + strtmi r2, [r9], -r9, lsl #4 │ │ │ │ + andhi pc, r0, sp, asr #17 │ │ │ │ + stmdb r0, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + @ instruction: 0xf1a76c60 │ │ │ │ + andcs r0, r2, #12, 6 @ 0x30000000 │ │ │ │ + @ instruction: 0xf8cd4629 │ │ │ │ + @ instruction: 0xf7fc8000 │ │ │ │ + bmi 1cbf800 <__time64@plt+0x1cbdfb8> │ │ │ │ + cmnhi fp, r0, lsl #6 │ │ │ │ + stccc 8, cr15, [r2], {71} @ 0x47 │ │ │ │ + andcc pc, r2, r7, asr #17 │ │ │ │ + andcc pc, r6, r7, asr #17 │ │ │ │ + @ instruction: 0xf8262302 │ │ │ │ + @ instruction: 0xf8593c84 │ │ │ │ + ldmdavs fp, {r1, ip, sp} │ │ │ │ + @ instruction: 0xf0402b00 │ │ │ │ + stmdbmi sl!, {r1, r2, r7, pc}^ │ │ │ │ + ldrbtmi r6, [r9], #-2400 @ 0xfffff6a0 │ │ │ │ + stmda r8!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + rsbsle r2, r0, r0, lsl #16 │ │ │ │ + @ instruction: 0xf0054620 │ │ │ │ + blt 110402c <__time64@plt+0x11027e4> │ │ │ │ + svcne 0x003db29b │ │ │ │ + andscs r6, r0, #96, 24 @ 0x6000 │ │ │ │ + @ instruction: 0xf8264629 │ │ │ │ + @ instruction: 0xf7fc3c82 │ │ │ │ + stmdacs r0, {r1, r2, r3, r4, r7, r8, fp, sp, lr, pc} │ │ │ │ + svcge 0x0061f6ff │ │ │ │ + @ instruction: 0xf1a76c60 │ │ │ │ + strtmi r0, [r9], -r8, lsl #4 │ │ │ │ + ldmib r6!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + @ instruction: 0xf6ff2800 │ │ │ │ + @ instruction: 0xf50daf58 │ │ │ │ + vst3.32 {d21,d23,d25}, [pc], r5 │ │ │ │ + ldrcc r5, [r4, #-384] @ 0xfffffe80 │ │ │ │ + strtmi r3, [r8], -r4, lsl #28 │ │ │ │ + blx 14413aa <__time64@plt+0x143fb62> │ │ │ │ + @ instruction: 0xf0054628 │ │ │ │ + @ instruction: 0xf836fbe9 │ │ │ │ + ldmdbmi r4, {r1, r2, r3, r4, r5, r6, sl, fp, sp}^ │ │ │ │ + orrpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ + andls fp, r1, r2, asr sl │ │ │ │ + @ instruction: 0x46304479 │ │ │ │ + @ instruction: 0x9100b292 │ │ │ │ + ldrmi r9, [r9], -r2, lsl #4 │ │ │ │ + @ instruction: 0xf7fc2201 │ │ │ │ + ldrtmi lr, [r0], -r4, asr #20 │ │ │ │ + @ instruction: 0xff5cf009 │ │ │ │ + ldr r4, [r7, -r3, lsl #12] │ │ │ │ + @ instruction: 0xf0094638 │ │ │ │ + @ instruction: 0xe647ff57 │ │ │ │ + @ instruction: 0x8010f8d4 │ │ │ │ + ldmdb lr, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + strtmi r4, [sl], -r7, asr #22 │ │ │ │ + andvc lr, r2, sp, asr #19 │ │ │ │ + strpl pc, [r2, -sp, lsl #10] │ │ │ │ + ldrbtmi r3, [fp], #-1848 @ 0xfffff8c8 │ │ │ │ + stmib sp, {r0, r2, r3, r4, r5, r8, r9, sl, fp, ip}^ │ │ │ │ + vst2.8 {d19-d20}, [pc], r0 │ │ │ │ + strtmi r5, [r8], -r0, lsl #7 │ │ │ │ + @ instruction: 0xf7fc4619 │ │ │ │ + @ instruction: 0xf817ea26 │ │ │ │ + cmplt r3, r4, lsl #24 │ │ │ │ + cmpcs pc, sl, lsr #12 │ │ │ │ + svclt 0x00082b2f │ │ │ │ + @ instruction: 0xf8127011 │ │ │ │ + blcs 15010 <__time64@plt+0x137c8> │ │ │ │ + ldmdbmi sl!, {r3, r4, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ + blmi e94c24 <__time64@plt+0xe933dc> │ │ │ │ + ldrbtmi r2, [r9], #-513 @ 0xfffffdff │ │ │ │ + ldrbtmi r9, [fp], #-1282 @ 0xfffffafe │ │ │ │ + vst2.8 {d25-d28}, [pc], r0 │ │ │ │ + ldrtmi r5, [r0], -r0, lsl #7 │ │ │ │ + strne pc, [ip], #-2257 @ 0xfffff72f │ │ │ │ + ldrmi r9, [r9], -r1, lsl #2 │ │ │ │ + b 243420 <__time64@plt+0x241bd8> │ │ │ │ + smlabtcs r1, r3, r6, lr │ │ │ │ + @ instruction: 0xff9ef7fd │ │ │ │ + andseq pc, r6, #-1073741783 @ 0xc0000029 │ │ │ │ + tstpeq r4, r7, lsr #3 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xff18f7fd │ │ │ │ + ldccc 8, cr15, [r6], {54} @ 0x36 │ │ │ │ + addslt fp, fp, #372736 @ 0x5b000 │ │ │ │ + stmdami ip!, {r0, r2, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ + @ instruction: 0xf0054478 │ │ │ │ + blt 44284 <__time64@plt+0x42a3c> │ │ │ │ + stceq 8, cr15, [r0], {70} @ 0x46 │ │ │ │ + andcs lr, r0, #29622272 @ 0x1c40000 │ │ │ │ + ldrmi r4, [r1], -r0, lsr #12 │ │ │ │ + blx fe7c3464 <__time64@plt+0xfe7c1c1c> │ │ │ │ + @ instruction: 0xf7fce6dd │ │ │ │ + stmdami r5!, {r1, r2, r3, fp, sp, lr, pc} │ │ │ │ + @ instruction: 0xf7fc4478 │ │ │ │ + strbt lr, [r2], r0, asr #16 │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + andeq lr, r0, r2, ror #28 │ │ │ │ + andeq lr, r0, r6, asr lr │ │ │ │ + andeq fp, r0, sl, ror #14 │ │ │ │ + ldrdeq fp, [r0], -sl │ │ │ │ + andeq fp, r0, ip, lsl #28 │ │ │ │ + andeq fp, r0, r6, lsr #24 │ │ │ │ + andeq fp, r0, lr, ror #27 │ │ │ │ + ldrdeq fp, [r0], -r6 │ │ │ │ + andeq fp, r0, ip, ror #10 │ │ │ │ + andeq fp, r0, sl, lsr #27 │ │ │ │ + muleq r0, r2, sp │ │ │ │ + andeq fp, r0, r6, ror sp │ │ │ │ + andeq fp, r0, lr, ror #26 │ │ │ │ + andeq pc, r0, r6, asr #30 │ │ │ │ + andeq fp, r0, r0, lsl sl │ │ │ │ + andeq pc, r0, lr, ror #28 │ │ │ │ + strdeq lr, [r0], -r0 │ │ │ │ + ldrdeq lr, [r0], -r8 │ │ │ │ + andeq lr, r0, r8, lsr #23 │ │ │ │ + andeq lr, r0, lr, lsl #27 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq fp, r0, r6, ror fp │ │ │ │ + andeq lr, r0, lr, ror #26 │ │ │ │ + andeq fp, r0, r6, lsr #23 │ │ │ │ + andeq fp, r0, lr, asr #23 │ │ │ │ + andeq lr, r0, r4, asr #26 │ │ │ │ + andeq fp, r0, r4, asr fp │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + andeq fp, r0, r2, ror #16 │ │ │ │ + andeq fp, r0, r0, lsl #22 │ │ │ │ + andeq fp, r0, lr, asr #21 │ │ │ │ + andeq pc, r0, sl, ror #24 │ │ │ │ + andeq fp, r0, r6, asr r6 │ │ │ │ + andeq fp, r0, r0, lsl r7 │ │ │ │ + andeq fp, r0, ip, asr #20 │ │ │ │ + vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ + bl feb5c710 <__time64@plt+0xfeb5aec8> │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ + blmi 3894f8 <__time64@plt+0x387cb0> │ │ │ │ + bmi 396d2c <__time64@plt+0x3954e4> │ │ │ │ + ldrbtmi r4, [fp], #-1537 @ 0xfffff9ff │ │ │ │ + ldmdavs r8, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ + @ instruction: 0xff72f7fc │ │ │ │ + mcrvs 1, 1, fp, cr3, cr0, {3} │ │ │ │ + ldmdavs fp, {r0, r1, r6, r8, ip, sp, pc}^ │ │ │ │ + strle r0, [r5, #-2011] @ 0xfffff825 │ │ │ │ + andcs r6, r0, r3, ror #16 │ │ │ │ + movweq pc, #8259 @ 0x2043 @ │ │ │ │ + ldclt 0, cr6, [r0, #-396] @ 0xfffffe74 │ │ │ │ + pop {r5, r9, sl, lr} │ │ │ │ + strt r4, [r1], #-16 │ │ │ │ + rscscc pc, pc, pc, asr #32 │ │ │ │ + svclt 0x0000bd10 │ │ │ │ + andeq pc, r0, r2, ror #22 │ │ │ │ + andeq fp, r0, r4, lsl r3 │ │ │ │ + svcmi 0x00f0e92d │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + ldcleq 8, cr15, [r0], {76} @ 0x4c │ │ │ │ + stclpl 5, cr15, [r2, #-692] @ 0xfffffd4c │ │ │ │ + addlt r4, fp, r7, lsl r6 │ │ │ │ + @ instruction: 0xf50d4acd │ │ │ │ + ldrmi r5, [sl], r3, asr #8 │ │ │ │ + blmi ff3125d0 <__time64@plt+0xff310d88> │ │ │ │ + mcrge 4, 1, r4, cr10, cr10, {3} │ │ │ │ + @ instruction: 0xf8df460d │ │ │ │ + stmdavs r4!, {r2, r3, r5, r8, r9, ip, sp, pc} │ │ │ │ + cmpppl r2, sp, lsl #10 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x31249405 │ │ │ │ + @ instruction: 0xf04f4681 │ │ │ │ + ldmpl r3, {r0, fp}^ │ │ │ │ + ldmdavs fp, {r0, r1, r3, r4, r5, r6, r7, sl, lr} │ │ │ │ + @ instruction: 0xf04f600b │ │ │ │ + tstcs r0, #0, 6 │ │ │ │ + stmdahi r4!, {r1, r2, r6, r8, fp, sp, lr, pc} │ │ │ │ + stccc 8, cr15, [r8], {70} @ 0x46 │ │ │ │ + ldc2 7, cr15, [sl], #1012 @ 0x3f4 │ │ │ │ + cdp2 0, 3, cr15, cr8, cr3, {0} │ │ │ │ + @ instruction: 0xf0002d00 │ │ │ │ + stmdavc fp!, {r0, r3, r4, r6, r7, pc} │ │ │ │ + @ instruction: 0xf0002b00 │ │ │ │ + ldrsbcs r8, [sl, -r5]! │ │ │ │ + @ instruction: 0xf7fc4628 │ │ │ │ + stmdacs r0, {r1, r4, r5, fp, sp, lr, pc} │ │ │ │ + sbchi pc, lr, r0, asr #32 │ │ │ │ + @ instruction: 0xf0002f00 │ │ │ │ + orrscs r8, r4, r0, ror #1 │ │ │ │ + @ instruction: 0xf0094640 │ │ │ │ + @ instruction: 0x4604fe1d │ │ │ │ + @ instruction: 0xf0002800 │ │ │ │ + ldmmi r3!, {r0, r1, r6, r7, pc} │ │ │ │ + @ instruction: 0xf0094478 │ │ │ │ + @ instruction: 0x4641fe3b │ │ │ │ + andcs r6, sl, r0, lsr #32 │ │ │ │ + cdp2 0, 1, cr15, cr0, cr9, {0} │ │ │ │ + @ instruction: 0xf1b960a0 │ │ │ │ + @ instruction: 0xf0000f00 │ │ │ │ + @ instruction: 0x4648813e │ │ │ │ + cdp2 0, 2, cr15, cr14, cr9, {0} │ │ │ │ + strtmi r6, [r8], -r0, lsr #2 │ │ │ │ + cdp2 0, 2, cr15, cr10, cr9, {0} │ │ │ │ + cmnvs r7, #10813440 @ 0xa50000 │ │ │ │ + cmnvs r0, r1, lsl #14 │ │ │ │ + @ instruction: 0xf8c44628 │ │ │ │ + @ instruction: 0xf7fba038 │ │ │ │ + bmi fe981620 <__time64@plt+0xfe97fdd8> │ │ │ │ + strtmi r4, [r1], -r3, lsl #12 │ │ │ │ + stmdals r5, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ + rscpl r8, sl, #1179648 @ 0x120000 │ │ │ │ + bmi fe88e268 <__time64@plt+0xfe88ca20> │ │ │ │ + svccc 0x003cf841 │ │ │ │ + smlsdxls r0, sl, r4, r4 │ │ │ │ + blx 2c3648 <__time64@plt+0x2c1e00> │ │ │ │ + ldrbtmi r4, [fp], #-2975 @ 0xfffff461 │ │ │ │ + strpl pc, [r8], #-2259 @ 0xfffff72d │ │ │ │ + @ instruction: 0xf00042bd │ │ │ │ + stccs 0, cr8, [r2, #-720] @ 0xfffffd30 │ │ │ │ + addhi pc, r9, r0, asr #32 │ │ │ │ + stmdapl r4, {r2, r4, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ + svc 0x00d0f7fb │ │ │ │ + blmi fe656f5c <__time64@plt+0xfe655714> │ │ │ │ + strpl pc, [r2, -sp, lsl #10] │ │ │ │ + andhi lr, r2, sp, asr #19 │ │ │ │ + ldrbtmi r3, [fp], #-1832 @ 0xfffff8d8 │ │ │ │ + strcc lr, [r0, #-2509] @ 0xfffff633 │ │ │ │ + orrpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ + sasxmi r1, r9, sp │ │ │ │ + @ instruction: 0xf7fc4628 │ │ │ │ + @ instruction: 0xf817e8d8 │ │ │ │ + cmplt r3, r4, lsl #24 │ │ │ │ + cmpcs pc, sl, lsr #12 │ │ │ │ + svclt 0x00082b2f │ │ │ │ + @ instruction: 0xf8127011 │ │ │ │ + blcs 152ac <__time64@plt+0x13a64> │ │ │ │ + bmi fe339e8c <__time64@plt+0xfe338644> │ │ │ │ + blmi fe30d38c <__time64@plt+0xfe30bb44> │ │ │ │ + ldrbtmi r4, [sl], #-1592 @ 0xfffff9c8 │ │ │ │ + ldrbtmi r9, [fp], #-1282 @ 0xfffffafe │ │ │ │ + vst2.8 {d25-d28}, [pc], r0 │ │ │ │ + @ instruction: 0xf8d25380 │ │ │ │ + ldrmi r2, [r9], -ip, lsl #8 │ │ │ │ + andcs r9, r1, #268435456 @ 0x10000000 │ │ │ │ + ldm sl!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf7fb4638 │ │ │ │ + smlattcs r1, r8, lr, lr │ │ │ │ + strmi r2, [r8], -r0, lsl #4 │ │ │ │ + stmda r4!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + strbtvs r2, [r0], #-2048 @ 0xfffff800 │ │ │ │ + movwcs sp, #19275 @ 0x4b4b │ │ │ │ + andcs sl, r9, #640 @ 0x280 │ │ │ │ + movwls r2, #257 @ 0x101 │ │ │ │ + @ instruction: 0xf7fbab06 │ │ │ │ + strtmi lr, [fp], -lr, asr #30 │ │ │ │ + rsbcs r2, ip, #0, 10 │ │ │ │ + @ instruction: 0xf10d4639 │ │ │ │ + @ instruction: 0xf8430036 │ │ │ │ + @ instruction: 0xf8435c04 │ │ │ │ + stmib r3, {r2, r8, fp, ip, lr}^ │ │ │ │ + movwcs r5, #5378 @ 0x1502 │ │ │ │ + ldclcc 8, cr15, [r4], #-152 @ 0xffffff68 │ │ │ │ + svc 0x002af7fb │ │ │ │ + strtmi sl, [r8], -sp, lsl #28 │ │ │ │ + ldmda r0, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + rsbcs r4, lr, #51380224 @ 0x3100000 │ │ │ │ + stclvs 6, cr4, [r0], #-24 @ 0xffffffe8 │ │ │ │ + svc 0x00bef7fb │ │ │ │ + ldrtmi r4, [r0], -r5, lsl #12 │ │ │ │ + stmda r6, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + blle 890b34 <__time64@plt+0x88f2ec> │ │ │ │ + @ instruction: 0xf0094638 │ │ │ │ + @ instruction: 0x4603fd9f │ │ │ │ + @ instruction: 0xf44f6c60 │ │ │ │ + strtvs r7, [r3], #378 @ 0x17a │ │ │ │ + stmda sl, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + blle 58f74c <__time64@plt+0x58df04> │ │ │ │ + tstcs r2, r1, lsl #4 │ │ │ │ + @ instruction: 0xf7fb6c60 │ │ │ │ + stmdami r3!, {r1, r2, r3, r5, r8, r9, sl, fp, sp, lr, pc}^ │ │ │ │ + ldrbtmi r4, [r8], #-1569 @ 0xfffff9df │ │ │ │ + @ instruction: 0xf7fc3004 │ │ │ │ + blmi 18851b0 <__time64@plt+0x1883968> │ │ │ │ + bvs 16d6954 <__time64@plt+0x16d510c> │ │ │ │ + @ instruction: 0xf0402b00 │ │ │ │ + andcs r8, r1, #151 @ 0x97 │ │ │ │ + strtmi r2, [r0], -r0, lsl #2 │ │ │ │ + mcr2 7, 5, pc, cr4, cr12, {7} @ │ │ │ │ + strtmi lr, [r0], -r3 │ │ │ │ + mcr2 7, 6, pc, cr4, cr15, {7} @ │ │ │ │ + bmi 168e784 <__time64@plt+0x168cf3c> │ │ │ │ + cmpppl r2, sp, lsl #10 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x31244b4d │ │ │ │ + ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ + stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ + @ instruction: 0xf04f405a │ │ │ │ + @ instruction: 0xf0400300 │ │ │ │ + strtmi r8, [r0], -sp, lsl #1 │ │ │ │ + stclpl 5, cr15, [r2, #-52] @ 0xffffffcc │ │ │ │ + pop {r0, r1, r3, ip, sp, pc} │ │ │ │ + blmi 146976c <__time64@plt+0x1467f24> │ │ │ │ + ldmvs fp, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ + rscle r2, r5, r0, lsl #22 │ │ │ │ + eorcs r4, r2, #80896 @ 0x13c00 │ │ │ │ + strbmi r4, [r1], -pc, asr #16 │ │ │ │ + @ instruction: 0xf85b4478 │ │ │ │ + ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ + mrc 7, 5, APSR_nzcv, cr0, cr11, {7} │ │ │ │ + andcs lr, r0, #57147392 @ 0x3680000 │ │ │ │ + andcs r4, r2, r9, lsr #12 │ │ │ │ + svc 0x00e8f7fb │ │ │ │ + strbtvs r2, [r0], #-2048 @ 0xfffff800 │ │ │ │ + svcge 0x000adbcf │ │ │ │ + stmdaeq r4, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ + tstpeq r0, #-1073741783 @ p-variant is OBSOLETE @ 0xc0000029 │ │ │ │ + strtmi r2, [r9], -r9, lsl #4 │ │ │ │ + andhi pc, r0, sp, asr #17 │ │ │ │ + mcr 7, 6, pc, cr14, cr11, {7} @ │ │ │ │ + @ instruction: 0xf1a76c60 │ │ │ │ + andcs r0, r2, #12, 6 @ 0x30000000 │ │ │ │ + @ instruction: 0xf8cd4629 │ │ │ │ + @ instruction: 0xf7fb8000 │ │ │ │ + bmi fc131c <__time64@plt+0xfbfad4> │ │ │ │ + cmnhi fp, r0, lsl #6 │ │ │ │ + stccc 8, cr15, [r2], {71} @ 0x47 │ │ │ │ + andcc pc, r2, r7, asr #17 │ │ │ │ + andcc pc, r6, r7, asr #17 │ │ │ │ + @ instruction: 0xf8262302 │ │ │ │ + @ instruction: 0xf85b3c84 │ │ │ │ + ldmdavs fp, {r1, ip, sp} │ │ │ │ + cmple r1, r0, lsl #22 │ │ │ │ + svcne 0x003d4620 │ │ │ │ + @ instruction: 0xf8caf005 │ │ │ │ + blt 100e070 <__time64@plt+0x100c828> │ │ │ │ + @ instruction: 0xf8264629 │ │ │ │ + stclvs 12, cr0, [r0], #-520 @ 0xfffffdf8 │ │ │ │ + svc 0x0034f7fb │ │ │ │ + blle fe70f840 <__time64@plt+0xfe70dff8> │ │ │ │ + @ instruction: 0xf1a76c60 │ │ │ │ + strtmi r0, [r9], -r8, lsl #4 │ │ │ │ + svc 0x008ef7fb │ │ │ │ + blle fe50f850 <__time64@plt+0xfe50e008> │ │ │ │ + strpl pc, [r5, #1293] @ 0x50d │ │ │ │ + orrpl pc, r0, pc, asr #8 │ │ │ │ + cdpcc 5, 0, cr3, cr4, cr4, {0} │ │ │ │ + @ instruction: 0xf0054628 │ │ │ │ + strtmi pc, [r8], -r9, ror #17 │ │ │ │ + @ instruction: 0xf982f005 │ │ │ │ + ldclcs 8, cr15, [lr], #-216 @ 0xffffff28 │ │ │ │ + vst2.8 {d20,d22}, [pc :128], r4 │ │ │ │ + blt 149a674 <__time64@plt+0x1498e2c> │ │ │ │ + ldrbtmi r9, [r9], #-1 │ │ │ │ + addslt r4, r2, #48, 12 @ 0x3000000 │ │ │ │ + andls r9, r2, #0, 2 │ │ │ │ + andcs r4, r1, #26214400 @ 0x1900000 │ │ │ │ + svc 0x00dcf7fb │ │ │ │ + @ instruction: 0xf0094630 │ │ │ │ + @ instruction: 0x4603fcf5 │ │ │ │ + ldmdami ip, {r2, r4, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ + @ instruction: 0xf0094478 │ │ │ │ + ldrt pc, [pc], pc, ror #25 @ │ │ │ │ + strtmi r2, [r0], -r0, lsl #4 │ │ │ │ + @ instruction: 0xf7ff4611 │ │ │ │ + @ instruction: 0xe762f87f │ │ │ │ + ldrbtmi r4, [r8], #-2071 @ 0xfffff7e9 │ │ │ │ + @ instruction: 0xf95ef005 │ │ │ │ + @ instruction: 0xf846ba00 │ │ │ │ + ldr r0, [r5, r0, lsl #25]! │ │ │ │ + stcl 7, cr15, [r6, #1004]! @ 0x3ec │ │ │ │ + andeq lr, r0, r8, ror #16 │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + andeq lr, r0, ip, asr #16 │ │ │ │ + andeq fp, r0, r4, lsr #3 │ │ │ │ + andeq fp, r0, ip, lsr #17 │ │ │ │ + andeq fp, r0, r0, asr r8 │ │ │ │ + andeq pc, r0, sl, lsr #20 │ │ │ │ + andeq fp, r0, r2, lsr r8 │ │ │ │ + andeq pc, r0, lr, asr #19 │ │ │ │ + @ instruction: 0x0000b3ba │ │ │ │ + andeq pc, r0, r6, lsr #18 │ │ │ │ + andeq lr, r0, r8, lsr #17 │ │ │ │ + andeq lr, r0, ip, ror #12 │ │ │ │ + andeq lr, r0, r0, ror #16 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq fp, r0, r8, lsl #14 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + andeq fp, r0, r2, lsr r6 │ │ │ │ + muleq r0, ip, r1 │ │ │ │ + @ instruction: 0x0000b2b6 │ │ │ │ + svcmi 0x00f0e92d │ │ │ │ + stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ + cdpmi 4, 0, cr15, cr0, cr15, {2} │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + vmlaeq.f64 d14, d30, d28 │ │ │ │ + stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + ldrshle r4, [r9, #84]! @ 0x54 │ │ │ │ + ldceq 8, cr15, [r8], {78} @ 0x4e │ │ │ │ + stcmi 5, cr15, [r0, #-692] @ 0xfffffd4c │ │ │ │ + @ instruction: 0x4693b09d │ │ │ │ + strmi pc, [r0], #-1293 @ 0xfffffaf3 │ │ │ │ + ldrtcs pc, [r8], #-2271 @ 0xfffff721 @ │ │ │ │ + svcge 0x001c3498 │ │ │ │ + ldrbtmi r9, [sl], #-781 @ 0xfffffcf3 │ │ │ │ + ldrtcc pc, [r0], #-2271 @ 0xfffff721 @ │ │ │ │ + tstls r0, r4, lsr #16 │ │ │ │ + tstpmi r0, sp, lsl #10 @ p-variant is OBSOLETE │ │ │ │ + cmncc ip, lr, lsl #8 │ │ │ │ + ldmpl r3, {r1, r2, ip, pc}^ │ │ │ │ + andvs r6, fp, fp, lsl r8 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + @ instruction: 0xf8472300 │ │ │ │ + @ instruction: 0xf50d3c08 │ │ │ │ + orrscc r4, ip, #0, 6 │ │ │ │ + movwls r6, #51227 @ 0xc81b │ │ │ │ + movwmi pc, #1293 @ 0x50d @ │ │ │ │ + ldmdavs fp, {r5, r7, r8, r9, ip, sp} │ │ │ │ + @ instruction: 0xf7fd930b │ │ │ │ + @ instruction: 0xf1bbfadb │ │ │ │ + @ instruction: 0xf0000f00 │ │ │ │ + @ instruction: 0xf89b818d │ │ │ │ + blcs 1851990 <__time64@plt+0x1850148> │ │ │ │ + blcs 355f4 <__time64@plt+0x33dac> │ │ │ │ + @ instruction: 0xf8dfd102 │ │ │ │ + ldrbtmi fp, [fp], #1000 @ 0x3e8 │ │ │ │ + ldmdals r0, {r0, r3, r4, r5, r6, r7, sl, fp, lr} │ │ │ │ + @ instruction: 0x4621447c │ │ │ │ + ldcl 7, cr15, [sl], #1004 @ 0x3ec │ │ │ │ + stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ + mrshi pc, (UNDEF: 72) @ │ │ │ │ + @ instruction: 0xf1a79810 │ │ │ │ + @ instruction: 0xf1a7020e │ │ │ │ + @ instruction: 0xf7fd010c │ │ │ │ + stmdacs r0, {r0, r1, r3, r4, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ + sbcshi pc, lr, r0, asr #32 │ │ │ │ + @ instruction: 0xf7fd9810 │ │ │ │ + strmi pc, [r4], -r3, lsr #28 │ │ │ │ + @ instruction: 0xf0402800 │ │ │ │ + vst4.32 {d24,d26,d28,d30}, [pc :128], r1 │ │ │ │ + @ instruction: 0xf00970c8 │ │ │ │ + blls 384a48 <__time64@plt+0x383200> │ │ │ │ + vst4.8 {d22-d25}, [pc :64], r8 │ │ │ │ + @ instruction: 0xf00970c8 │ │ │ │ + blls 3c4a3c <__time64@plt+0x3c31f4> │ │ │ │ + vst4.8 {d22-d25}, [pc :64], r8 │ │ │ │ + @ instruction: 0xf00970c8 │ │ │ │ + blls 344a30 <__time64@plt+0x3431e8> │ │ │ │ + vst4.8 {d22-d25}, [pc :64], r8 │ │ │ │ + @ instruction: 0xf00970c8 │ │ │ │ + blls 304a24 <__time64@plt+0x3031dc> │ │ │ │ + strtmi r4, [r1], -r2, lsr #12 │ │ │ │ + stmdals r6, {r3, r4, sp, lr} │ │ │ │ + blx fe7c3a04 <__time64@plt+0xfe7c21bc> │ │ │ │ + stmdacs r0, {r1, r7, r9, sl, lr} │ │ │ │ + cmpphi r3, r0 @ p-variant is OBSOLETE │ │ │ │ + ssatmi r4, #1, ip, asr #23 │ │ │ │ + ldrbtmi r9, [fp], #-1047 @ 0xfffffbe9 │ │ │ │ + blmi ff6ea66c <__time64@plt+0xff6e8e24> │ │ │ │ + ldrlt lr, [r5, -sp, asr #19] │ │ │ │ + tstls r4, #2063597568 @ 0x7b000000 │ │ │ │ + ldrbtmi r4, [fp], #-3033 @ 0xfffff427 │ │ │ │ + vcgt.s8 d25, d5, d9 │ │ │ │ + vorr.i32 q8, #10240 @ 0x00002800 │ │ │ │ + movwls r4, #29505 @ 0x7341 │ │ │ │ + movwls r2, #62308 @ 0xf364 │ │ │ │ + tstls r2, #26624 @ 0x6800 │ │ │ │ + mvnmi pc, #54525952 @ 0x3400000 │ │ │ │ + tstls r1, #108, 6 @ 0xb0000001 │ │ │ │ + andsne lr, r1, #3620864 @ 0x374000 │ │ │ │ + @ instruction: 0xf0089810 │ │ │ │ + stmdacs r0, {r0, r1, r3, r5, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + msrhi CPSR_fx, r0 │ │ │ │ + @ instruction: 0xf50d9b16 │ │ │ │ + strcc r5, [ip, #-1411] @ 0xfffffa7d │ │ │ │ + svcne 0x001c9811 │ │ │ │ + vst1.8 {d20-d22}, [pc :128], sl │ │ │ │ + strtmi r5, [r1], -r0, lsl #7 │ │ │ │ + blx fed43a66 <__time64@plt+0xfed4221e> │ │ │ │ + msrls CPSR_, #14614528 @ 0xdf0000 │ │ │ │ + @ instruction: 0xf50d9b13 │ │ │ │ + movwls r4, #18112 @ 0x46c0 │ │ │ │ + blls 556e64 <__time64@plt+0x55561c> │ │ │ │ + stmib sp, {r2, r3, r5, r6, r9, sl, ip, sp}^ │ │ │ │ + andcs r5, r1, #134217728 @ 0x8000000 │ │ │ │ + @ instruction: 0x46309b14 │ │ │ │ + vst2.8 {d25-d28}, [pc], r0 │ │ │ │ + ldrmi r5, [r9], -r0, lsl #7 │ │ │ │ + @ instruction: 0xf7fb9401 │ │ │ │ + @ instruction: 0xf8daeed4 │ │ │ │ + stmdals r6, {r2, r4, ip} │ │ │ │ + @ instruction: 0xf8d94632 │ │ │ │ + @ instruction: 0xf0013000 │ │ │ │ + @ instruction: 0xf8d9fe1b │ │ │ │ + ldrtmi r3, [r2], -r0 │ │ │ │ + @ instruction: 0x1014f8da │ │ │ │ + movwls r9, #2054 @ 0x806 │ │ │ │ + orrpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ + mrrc2 0, 0, pc, r6, cr1 @ │ │ │ │ + stclle 8, cr2, [r1] │ │ │ │ + bls 1dfb94 <__time64@plt+0x1de34c> │ │ │ │ + umlalsle r4, sp, r3, r2 │ │ │ │ + movtpl pc, #5389 @ 0x150d @ │ │ │ │ + blpl 82f08 <__time64@plt+0x816c0> │ │ │ │ + movwls r3, #33580 @ 0x832c │ │ │ │ + @ instruction: 0xf50d9303 │ │ │ │ + cmncc ip, #128, 6 │ │ │ │ + @ instruction: 0xf50d9302 │ │ │ │ + stmdbls r9, {r5, r7, r8, r9, lr} │ │ │ │ + @ instruction: 0xf10b336c │ │ │ │ + movwls r0, #2860 @ 0xb2c │ │ │ │ + strtmi r4, [fp], -r2, lsr #12 │ │ │ │ + @ instruction: 0xf8cd4630 │ │ │ │ + @ instruction: 0xf7fbb004 │ │ │ │ + andcc lr, r1, r8, asr #27 │ │ │ │ + blmi fe979e50 <__time64@plt+0xfe978608> │ │ │ │ + ldmdavs pc, {r0, r1, r3, r4, r5, r6, sl, lr}^ @ │ │ │ │ + ldmdbvs r8!, {r0, r1, r2, r4, r7, r8, ip, sp, pc} │ │ │ │ + @ instruction: 0xf7fb4621 │ │ │ │ + ldmdblt r0, {r1, r2, r6, sl, fp, sp, lr, pc}^ │ │ │ │ + @ instruction: 0x46296978 │ │ │ │ + mcrr 7, 15, pc, r0, cr11 @ │ │ │ │ + @ instruction: 0x6cb8b928 │ │ │ │ + @ instruction: 0xf7fb4659 │ │ │ │ + stmdacs r0, {r2, r3, r4, r5, sl, fp, sp, lr, pc} │ │ │ │ + ldmvs pc!, {r0, r1, r2, r3, r4, r5, r7, ip, lr, pc}^ @ │ │ │ │ + mvnle r2, r0, lsl #30 │ │ │ │ + ldrmi r9, [r8, #2831] @ 0xb0f │ │ │ │ + blls 37c4d4 <__time64@plt+0x37ac8c> │ │ │ │ + ldmdavs fp, {r5, r9, sl, lr} │ │ │ │ + @ instruction: 0xf009930a │ │ │ │ + blls 2c49b0 <__time64@plt+0x2c3168> │ │ │ │ + eoreq pc, r8, r3, asr #16 │ │ │ │ + blls 3973ec <__time64@plt+0x395ba4> │ │ │ │ + movwls r6, #43035 @ 0xa81b │ │ │ │ + blx fe4c1b7a <__time64@plt+0xfe4c0332> │ │ │ │ + @ instruction: 0xf8439b0a │ │ │ │ + ldrbmi r0, [r8], -r8, lsr #32 │ │ │ │ + @ instruction: 0xf8d39b0c │ │ │ │ + @ instruction: 0xf009b000 │ │ │ │ + blls 30498c <__time64@plt+0x303144> │ │ │ │ + eoreq pc, r8, fp, asr #16 │ │ │ │ + ldrdlt pc, [r0], -r3 │ │ │ │ + @ instruction: 0xf0099808 │ │ │ │ + @ instruction: 0xf84bfb81 │ │ │ │ + @ instruction: 0xf1080028 │ │ │ │ + ldr r0, [r4, r1, lsl #16] │ │ │ │ + @ instruction: 0xf0092004 │ │ │ │ + @ instruction: 0x9c0dfb45 │ │ │ │ + andcs r6, r4, r0, lsr #32 │ │ │ │ + blx 1041bb6 <__time64@plt+0x104036e> │ │ │ │ + eorsvs r9, r0, lr, lsl #28 │ │ │ │ + @ instruction: 0xf0092004 │ │ │ │ + svcls 0x000cfb3b │ │ │ │ + andcs r6, r4, r8, lsr r0 │ │ │ │ + blx dc1bca <__time64@plt+0xdc0382> │ │ │ │ + andsvs r9, r8, fp, lsl #22 │ │ │ │ + ldclmi 8, cr6, [ip], #-148 @ 0xffffff6c │ │ │ │ + @ instruction: 0x4620447c │ │ │ │ + blx 18c1bda <__time64@plt+0x18c0392> │ │ │ │ + strtmi r6, [r0], -r8, lsr #32 │ │ │ │ + @ instruction: 0xf0096834 │ │ │ │ + @ instruction: 0x4603fb5d │ │ │ │ + eorvs r9, r3, r0, lsl r8 │ │ │ │ + @ instruction: 0xf009683c │ │ │ │ + @ instruction: 0x4603fb57 │ │ │ │ + ldrbtmi r4, [r8], #-2164 @ 0xfffff78c │ │ │ │ + blls 2ddc60 <__time64@plt+0x2dc418> │ │ │ │ + @ instruction: 0xf009681c │ │ │ │ + eorvs pc, r0, pc, asr #22 │ │ │ │ + bmi 1c4ebe4 <__time64@plt+0x1c4d39c> │ │ │ │ + tstpmi r0, sp, lsl #10 @ p-variant is OBSOLETE │ │ │ │ + cmncc ip, r5, ror #22 │ │ │ │ + ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ + stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ + @ instruction: 0xf04f405a │ │ │ │ + @ instruction: 0xf0400300 │ │ │ │ + @ instruction: 0x462080bd │ │ │ │ + stcmi 5, cr15, [r0, #-52] @ 0xffffffcc │ │ │ │ + pop {r0, r2, r3, r4, ip, sp, pc} │ │ │ │ + svcls 0x000d8ff0 │ │ │ │ + movwls r0, #61531 @ 0xf05b │ │ │ │ + movwls r0, #41115 @ 0xa09b │ │ │ │ + ldmdavs r8!, {r0, r3, r4, r9, sl, lr} │ │ │ │ + blx 641c3e <__time64@plt+0x6403f6> │ │ │ │ + svcls 0x000e6038 │ │ │ │ + ldmdavs r8!, {r1, r3, r8, fp, ip, pc} │ │ │ │ + blx 4c1c4a <__time64@plt+0x4c0402> │ │ │ │ + svcls 0x000c6038 │ │ │ │ + ldmdavs r8!, {r1, r3, r8, fp, ip, pc} │ │ │ │ + blx 341c56 <__time64@plt+0x34040e> │ │ │ │ + ldmib sp, {r3, r4, r5, sp, lr}^ │ │ │ │ + ldmdavs r8!, {r1, r3, r8, r9, sl, ip} │ │ │ │ + blx 1c1c62 <__time64@plt+0x1c041a> │ │ │ │ + @ instruction: 0xe77a6038 │ │ │ │ + @ instruction: 0xf0092004 │ │ │ │ + vmlsls.f32 s30, s27, s11 │ │ │ │ + andcs r6, r4, r0, lsr r0 │ │ │ │ + blx ff841c74 <__time64@plt+0xff84042c> │ │ │ │ + eorsvs r9, r8, lr, lsl #30 │ │ │ │ + @ instruction: 0xf0092004 │ │ │ │ + blls 3447c8 <__time64@plt+0x342f80> │ │ │ │ + andcs r6, r4, r8, lsl r0 │ │ │ │ + blx ff5c1c88 <__time64@plt+0xff5c0440> │ │ │ │ + andsvs r9, r0, fp, lsl #20 │ │ │ │ + ldmdavs r6!, {r0, r1, r2, r3, r6, fp, lr} │ │ │ │ + @ instruction: 0xf0094478 │ │ │ │ + eorsvs pc, r0, r3, lsl #22 │ │ │ │ + ldmdavs ip!, {r5, r9, sl, lr} │ │ │ │ + blx fffc1ca0 <__time64@plt+0xfffc0458> │ │ │ │ + strmi r2, [r3], -r1, lsl #2 │ │ │ │ + eorvs r4, r3, r8, lsr #12 │ │ │ │ + blx 1dc3c7e <__time64@plt+0x1dc2436> │ │ │ │ + ldmdavs ip, {r2, r3, r8, r9, fp, ip, pc} │ │ │ │ + blx ffd41cb4 <__time64@plt+0xffd4046c> │ │ │ │ + strmi r9, [r3], -fp, lsl #20 │ │ │ │ + eorvs r4, r3, r5, asr #16 │ │ │ │ + ldrbtmi r6, [r8], #-2068 @ 0xfffff7ec │ │ │ │ + blx ffb41cc4 <__time64@plt+0xffb4047c> │ │ │ │ + ldr r6, [fp, r0, lsr #32] │ │ │ │ + ldrdlt pc, [r8, -pc] │ │ │ │ + @ instruction: 0xe67744fb │ │ │ │ + @ instruction: 0x9c179b06 │ │ │ │ + subsle r2, r8, r0, lsl #22 │ │ │ │ + svceq 0x0000f1b8 │ │ │ │ + blls 37a0fc <__time64@plt+0x3788b4> │ │ │ │ + @ instruction: 0xf0096818 │ │ │ │ + blls 3c4820 <__time64@plt+0x3c2fd8> │ │ │ │ + @ instruction: 0xf0096818 │ │ │ │ + blls 344818 <__time64@plt+0x342fd0> │ │ │ │ + @ instruction: 0xf0096818 │ │ │ │ + blls 304810 <__time64@plt+0x302fc8> │ │ │ │ + @ instruction: 0xf0096818 │ │ │ │ + str pc, [r0, fp, asr #21] │ │ │ │ + b 13ed114 <__time64@plt+0x13eb8cc> │ │ │ │ + strtmi r0, [r1], -r8, lsl #9 │ │ │ │ + @ instruction: 0xf0096828 │ │ │ │ + eorvs pc, r8, pc, lsr #21 │ │ │ │ + strtmi r9, [r1], -lr, lsl #26 │ │ │ │ + @ instruction: 0xf0096828 │ │ │ │ + eorvs pc, r8, r9, lsr #21 │ │ │ │ + strtmi r9, [r1], -ip, lsl #26 │ │ │ │ + @ instruction: 0xf0096828 │ │ │ │ + eorvs pc, r8, r3, lsr #21 │ │ │ │ + strtmi r9, [r1], -fp, lsl #26 │ │ │ │ + stmdavs r8!, {r2, r6, r9, sl, lr} │ │ │ │ + blx fe741d34 <__time64@plt+0xfe7404ec> │ │ │ │ + strb r6, [r4, -r8, lsr #32]! │ │ │ │ + @ instruction: 0xf0092004 │ │ │ │ + @ instruction: 0x9c0dfa7b │ │ │ │ + andcs r6, r4, r0, lsr #32 │ │ │ │ + blx 1dc1d48 <__time64@plt+0x1dc0500> │ │ │ │ + eorsvs r9, r0, lr, lsl #28 │ │ │ │ + @ instruction: 0xf0092004 │ │ │ │ + svcls 0x000cfa71 │ │ │ │ + andcs r6, r4, r8, lsr r0 │ │ │ │ + blx 1b41d5c <__time64@plt+0x1b40514> │ │ │ │ + andsvs r9, r8, fp, lsl #22 │ │ │ │ + ldcmi 8, cr6, [sp], {37} @ 0x25 │ │ │ │ + @ instruction: 0x4620447c │ │ │ │ + blx fe641d6c <__time64@plt+0xfe640524> │ │ │ │ + strtmi r6, [r0], -r8, lsr #32 │ │ │ │ + @ instruction: 0xf0096834 │ │ │ │ + @ instruction: 0x4603fa93 │ │ │ │ + eorvs r9, r3, r0, lsl r8 │ │ │ │ + @ instruction: 0xf009683c │ │ │ │ + strmi pc, [r3], -sp, lsl #21 │ │ │ │ + ldrbtmi r4, [r8], #-2069 @ 0xfffff7eb │ │ │ │ + @ instruction: 0x4651e734 │ │ │ │ + @ instruction: 0xf828f7fe │ │ │ │ + svceq 0x0000f1b8 │ │ │ │ + ldr sp, [r3, r3, lsr #1]! │ │ │ │ + bl fe243d64 <__time64@plt+0xfe24251c> │ │ │ │ + @ instruction: 0x0000e4b2 │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + muleq r0, r6, r0 │ │ │ │ + andeq fp, r0, r8, lsl #4 │ │ │ │ + andeq r0, r1, r2, lsl #21 │ │ │ │ + ldrdeq fp, [r0], -r8 │ │ │ │ + andeq fp, r0, r6, ror #9 │ │ │ │ + muleq r0, r0, r5 │ │ │ │ + andeq pc, r0, ip, ror r5 @ │ │ │ │ + muleq r0, r0, ip │ │ │ │ + andeq fp, r0, r6, lsr #6 │ │ │ │ + andeq lr, r0, r0, lsl r2 │ │ │ │ + andeq fp, r0, r0, lsl #5 │ │ │ │ + andeq fp, r0, sl, asr r2 │ │ │ │ + andeq sl, r0, r8, lsl #27 │ │ │ │ + strdeq sl, [r0], -ip │ │ │ │ + muleq r0, r2, r1 │ │ │ │ + svcmi 0x00f0e92d │ │ │ │ + stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ + cdpmi 4, 0, cr15, cr0, cr15, {2} │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + vmlaeq.f64 d14, d30, d28 │ │ │ │ + stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + ldrshle r4, [r9, #84]! @ 0x54 │ │ │ │ + cdppl 5, 8, cr15, cr0, cr14, {5} │ │ │ │ + cdpeq 8, 6, cr15, cr8, cr14, {6} │ │ │ │ + stcmi 5, cr15, [r1, #-692] @ 0xfffffd4c │ │ │ │ + addslt r4, sp, r8, lsl #13 │ │ │ │ + blne 144416c <__time64@plt+0x1442924> │ │ │ │ + andcs sl, r0, #92, 28 @ 0x5c0 │ │ │ │ + orrsvc pc, r4, #696254464 @ 0x29800000 │ │ │ │ + andls r4, r9, r9, ror r4 │ │ │ │ + andmi pc, r1, sp, lsl #10 │ │ │ │ + @ instruction: 0xf8df306c │ │ │ │ + andsvs fp, sl, r0, asr #22 │ │ │ │ + blcc f44188 <__time64@plt+0xf42940> │ │ │ │ + stmiapl fp, {r0, r1, r3, r4, r5, r6, r7, sl, lr}^ │ │ │ │ + orrsvc pc, r2, r6, lsr #11 │ │ │ │ + andvs r6, r3, fp, lsl r8 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + blcc b4419c <__time64@plt+0xb42954> │ │ │ │ + ldrbtmi r6, [fp], #-10 │ │ │ │ + ldmdavs fp, {r0, r3, r9, fp, ip, pc}^ │ │ │ │ + eors fp, r3, r3, lsl r9 │ │ │ │ + orrlt r6, fp, #14352384 @ 0xdb0000 │ │ │ │ + @ instruction: 0xd1fb429a │ │ │ │ + streq pc, [r4, #422] @ 0x1a6 │ │ │ │ + smlabbcs r0, r0, r2, r2 │ │ │ │ + @ instruction: 0xf7fb4628 │ │ │ │ + @ instruction: 0x4640ec3e │ │ │ │ + bl 1143e34 <__time64@plt+0x11425ec> │ │ │ │ + andseq pc, pc, #8 │ │ │ │ + addeq lr, r0, r6, lsl #22 │ │ │ │ + @ instruction: 0xf1082301 │ │ │ │ + svcge 0x00160901 │ │ │ │ + @ instruction: 0xf5a64093 │ │ │ │ + @ instruction: 0xf850728c │ │ │ │ + movwmi r1, #48260 @ 0xbc84 │ │ │ │ + @ instruction: 0xf8402100 │ │ │ │ + andcs r3, r0, r4, lsl #25 │ │ │ │ + stmib r2, {r2, r3, r4, r8, r9, fp, sp, pc}^ │ │ │ │ + movwls r0, #41218 @ 0xa102 │ │ │ │ + cmpeq r6, r6, asr #18 │ │ │ │ + strtmi r2, [r9], -r0, lsl #6 │ │ │ │ + @ instruction: 0x4648461a │ │ │ │ + @ instruction: 0xf7fb9700 │ │ │ │ + stmdacs r0, {r4, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ + @ instruction: 0xf7fbdc1b │ │ │ │ + stmdavs r3, {r5, r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ + rscsle r2, r1, r4, lsl #22 │ │ │ │ + @ instruction: 0xf8df2705 │ │ │ │ + @ instruction: 0xf50d2ab8 │ │ │ │ + @ instruction: 0xf8df4101 │ │ │ │ + cmncc ip, r8, lsr #21 │ │ │ │ + ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ + stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ + @ instruction: 0xf04f405a │ │ │ │ + @ instruction: 0xf0400300 │ │ │ │ + ldrtmi r8, [r8], -r4, ror #8 │ │ │ │ + stcmi 5, cr15, [r1, #-52] @ 0xffffffcc │ │ │ │ + pop {r0, r2, r3, r4, ip, sp, pc} │ │ │ │ + blls 269e84 <__time64@plt+0x26863c> │ │ │ │ + strbmi r6, [r3, #-3163] @ 0xfffff3a5 │ │ │ │ + cmnphi pc, r0 @ p-variant is OBSOLETE │ │ │ │ + vldrvs d9, [sp, #-36] @ 0xffffffdc │ │ │ │ + rsc fp, r7, #999424 @ 0xf4000 │ │ │ │ + strbmi r6, [r3, #-2987] @ 0xfffff455 │ │ │ │ + stmdavs sp!, {r1, r2, ip, lr, pc} │ │ │ │ + @ instruction: 0xf0002d00 │ │ │ │ + blvs 1a66a68 <__time64@plt+0x1a65220> │ │ │ │ + mvnsle r4, r1, asr #10 │ │ │ │ + @ instruction: 0xf013686b │ │ │ │ + @ instruction: 0xf0400701 │ │ │ │ + stmdals r9, {r0, r3, r4, r5, r6, r8, pc} │ │ │ │ + vmlavs.f64 d6, d20, d26 │ │ │ │ + strvs r4, [r5], -r2, asr #10 │ │ │ │ + adcvs r9, pc, lr, lsl #8 │ │ │ │ + adchi pc, r6, #0 │ │ │ │ + bcc 1344284 <__time64@plt+0x1342a3c> │ │ │ │ + bpl 183340 <__time64@plt+0x181af8> │ │ │ │ + stmdapl r5, {r0, r2, r3, r8, sl, ip, sp, lr, pc} │ │ │ │ + beq c4233c <__time64@plt+0xc40af4> │ │ │ │ + @ instruction: 0xf108447b │ │ │ │ + vadd.i8 d16, d6, d28 │ │ │ │ + @ instruction: 0xf6c65274 │ │ │ │ + andls r6, sp, #108, 4 @ 0xc0000006 │ │ │ │ + rsbpl pc, r8, #1610612740 @ 0x60000004 │ │ │ │ + rsbeq pc, ip, #1879048204 @ 0x7000000c │ │ │ │ + andls r6, pc, #1769472 @ 0x1b0000 │ │ │ │ + addsvc pc, r4, #696254464 @ 0x29800000 │ │ │ │ + movwls r9, #523 @ 0x20b │ │ │ │ + blls 2ce73c <__time64@plt+0x2ccef4> │ │ │ │ + andsvs r9, sl, r9, lsl #16 │ │ │ │ + orrpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ + @ instruction: 0xf0014642 │ │ │ │ + stmdacs r0, {r0, r4, r9, fp, ip, sp, lr, pc} │ │ │ │ + andhi pc, r9, #64, 6 │ │ │ │ + stccc 8, cr15, [r4], {26} │ │ │ │ + svclt 0x00182b0d │ │ │ │ + @ instruction: 0xf0002b0a │ │ │ │ + @ instruction: 0xf8d8815b │ │ │ │ + bls 351f64 <__time64@plt+0x35071c> │ │ │ │ + @ instruction: 0xf0004293 │ │ │ │ + blls 2a6490 <__time64@plt+0x2a4c48> │ │ │ │ + strbpl pc, [r5], #-1293 @ 0xfffffaf3 @ │ │ │ │ + @ instruction: 0x46403430 │ │ │ │ + @ instruction: 0xf1a43b28 │ │ │ │ + ldrmi r0, [sl], -r4, lsl #18 │ │ │ │ + movwls r4, #50761 @ 0xc649 │ │ │ │ + blx fe4c1fa6 <__time64@plt+0xfe4c075e> │ │ │ │ + @ instruction: 0xf0002800 │ │ │ │ + @ instruction: 0xf854820c │ │ │ │ + blls 3d0fa0 <__time64@plt+0x3cf758> │ │ │ │ + @ instruction: 0xf000429a │ │ │ │ + @ instruction: 0xf8548172 │ │ │ │ + @ instruction: 0xf2471c04 │ │ │ │ + vmvn.i32 q8, #30720 @ 0x00007800 │ │ │ │ + strtmi r3, [r3], -r1, ror #4 │ │ │ │ + @ instruction: 0xf0004291 │ │ │ │ + @ instruction: 0xf85383f9 │ │ │ │ + @ instruction: 0xf2471c04 │ │ │ │ + vmvn.i32 q8, #26624 @ 0x00006800 │ │ │ │ + addsmi r7, r1, #268435462 @ 0x10000006 │ │ │ │ + mvnhi pc, #0 │ │ │ │ + ldmibne r8, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ + ldrbtmi r4, [r9], #-1608 @ 0xfffff9b8 │ │ │ │ + stmib sl!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + @ instruction: 0xf0002800 │ │ │ │ + @ instruction: 0xf8df85b7 │ │ │ │ + strbmi r1, [r8], -ip, lsl #19 │ │ │ │ + @ instruction: 0xf7fb4479 │ │ │ │ + stmdacs r0, {r1, r5, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ + strhi pc, [sl, #0]! │ │ │ │ + ldmdbne ip!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ + ldrbtmi r4, [r9], #-1608 @ 0xfffff9b8 │ │ │ │ + ldmib r8, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + @ instruction: 0xf0002800 │ │ │ │ + @ instruction: 0xf8df859d │ │ │ │ + @ instruction: 0x46481970 │ │ │ │ + @ instruction: 0xf7fb4479 │ │ │ │ + stmdacs r0, {r4, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ + ldrhi pc, [r0] │ │ │ │ + stmdbne r0!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ + ldrbtmi r4, [r9], #-1608 @ 0xfffff9b8 │ │ │ │ + stmib r6, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + @ instruction: 0xf8dfb140 │ │ │ │ + @ instruction: 0x46481958 │ │ │ │ + @ instruction: 0xf7fb4479 │ │ │ │ + stmdacs r0, {r6, r7, r8, fp, sp, lr, pc} │ │ │ │ + @ instruction: 0x81bff040 │ │ │ │ + stmdbeq r7, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ + bvc fedc3460 <__time64@plt+0xfedc1c18> │ │ │ │ + stmdbcc r0, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ + @ instruction: 0xf8cd9c0c │ │ │ │ + @ instruction: 0x46d1903c │ │ │ │ + @ instruction: 0x463746ba │ │ │ │ + movwls r4, #54395 @ 0xd47b │ │ │ │ + mvnscc pc, #79 @ 0x4f │ │ │ │ + strtmi r9, [r2], -fp, lsl #6 │ │ │ │ + strbmi r4, [r0], -r9, asr #12 │ │ │ │ + blx b42072 <__time64@plt+0xb4082a> │ │ │ │ + @ instruction: 0xf817b3a0 │ │ │ │ + bcs b51068 <__time64@plt+0xb4f820> │ │ │ │ + @ instruction: 0xf8b9d130 │ │ │ │ + vhadd.s8 d18, d6, d0 │ │ │ │ + addsmi r1, sl, #-1275068416 @ 0xb4000000 │ │ │ │ + orrshi pc, r3, r0 │ │ │ │ + @ instruction: 0x2000f8b9 │ │ │ │ + msrpl CPSR_fsc, #1610612740 @ 0x60000004 │ │ │ │ + @ instruction: 0xf000429a │ │ │ │ + @ instruction: 0xf8b98253 │ │ │ │ + vhadd.s8 d17, d6, d0 │ │ │ │ + addsmi r6, r1, #-805306366 @ 0xd0000002 │ │ │ │ + eorhi pc, r7, #0 │ │ │ │ + @ instruction: 0x1000f8b9 │ │ │ │ + eorne pc, sp, #73400320 @ 0x4600000 │ │ │ │ + @ instruction: 0xf0004291 │ │ │ │ + @ instruction: 0xf8b9831f │ │ │ │ + @ instruction: 0xf6461000 │ │ │ │ + addsmi r6, r1, #-805306366 @ 0xd0000002 │ │ │ │ + tstphi r1, #0 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x1000f8b9 │ │ │ │ + eoreq pc, sp, #1879048196 @ 0x70000004 │ │ │ │ + @ instruction: 0xf0004291 │ │ │ │ + @ instruction: 0xf8b9834e │ │ │ │ + vhadd.s8 d17, d7, d0 │ │ │ │ + addsmi r4, r1, #-805306366 @ 0xd0000002 │ │ │ │ + teqphi pc, #0 @ p-variant is OBSOLETE │ │ │ │ + ldrtmi r6, [lr], -fp, ror #20 │ │ │ │ + @ instruction: 0x46ca4657 │ │ │ │ + ldrsbtls pc, [ip], -sp @ │ │ │ │ + @ instruction: 0xf0002b00 │ │ │ │ + @ instruction: 0xf1b98616 │ │ │ │ + @ instruction: 0xf0000f07 │ │ │ │ + @ instruction: 0xf1b9860c │ │ │ │ + @ instruction: 0xf0000f06 │ │ │ │ + @ instruction: 0xf1b98568 │ │ │ │ + @ instruction: 0xf0000f05 │ │ │ │ + @ instruction: 0xf816852f │ │ │ │ + blcs 150fc <__time64@plt+0x138b4> │ │ │ │ + cmpphi r9, r0 @ p-variant is OBSOLETE │ │ │ │ + orrmi pc, r2, #54525952 @ 0x3400000 │ │ │ │ + cmncc ip, #84934656 @ 0x5100000 │ │ │ │ + addpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ + movwls r4, #42520 @ 0xa618 │ │ │ │ + b cc40f0 <__time64@plt+0xcc28a8> │ │ │ │ + @ instruction: 0xf8df9c09 │ │ │ │ + stmdbvs r0!, {r2, r3, r5, r6, fp, ip} │ │ │ │ + @ instruction: 0xf7fb4479 │ │ │ │ + ldmdblt r0!, {r1, r2, r6, r8, fp, sp, lr, pc} │ │ │ │ + stmdane r0!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ + ldrbtmi r6, [r9], #-2400 @ 0xfffff6a0 │ │ │ │ + ldmdb lr!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf50db1f8 │ │ │ │ + @ instruction: 0xf50d4ae2 │ │ │ │ + strbtcc r4, [ip], #-1218 @ 0xfffffb3e │ │ │ │ + beq 1b42558 <__time64@plt+0x1b40d10> │ │ │ │ + strtmi r9, [r1], -sl, lsl #16 │ │ │ │ + orrpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ + @ instruction: 0xf7fd4652 │ │ │ │ + @ instruction: 0xf8dff84d │ │ │ │ + @ instruction: 0x4620183c │ │ │ │ + @ instruction: 0xf7fb4479 │ │ │ │ + stmdacs r0, {r1, r3, r5, r8, fp, sp, lr, pc} │ │ │ │ + strbhi pc, [r3], #64 @ 0x40 @ │ │ │ │ + stmdane ip!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ + ldrbtmi r4, [r9], #-1616 @ 0xfffff9b0 │ │ │ │ + stmdb r0!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf0402800 │ │ │ │ + bvs ffa27410 <__time64@plt+0xffa25bc8> │ │ │ │ + @ instruction: 0xf009b108 │ │ │ │ + stmdals sl, {r0, r1, r7, fp, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf884f009 │ │ │ │ + orrsvc pc, r4, #696254464 @ 0x29800000 │ │ │ │ + ldmdavs fp, {r3, r5, r6, r7, r9, sp, lr} │ │ │ │ + streq lr, [r3], #-2824 @ 0xfffff4f8 │ │ │ │ + strtmi r4, [r0], -r1, lsr #12 │ │ │ │ + @ instruction: 0xff1af008 │ │ │ │ + tstlt r8, r8, lsr #22 │ │ │ │ + @ instruction: 0xf872f009 │ │ │ │ + ldrvc pc, [r4], r6, lsr #11 │ │ │ │ + @ instruction: 0xf0094620 │ │ │ │ + bls 34435c <__time64@plt+0x342b14> │ │ │ │ + @ instruction: 0x63284601 │ │ │ │ + andsls pc, r0, r5, asr #17 │ │ │ │ + stmdals r9, {r8, r9, sp} │ │ │ │ + @ instruction: 0xf0026033 │ │ │ │ + tstplt r8, r1, lsl #22 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xf043696b │ │ │ │ + cmnvs fp, r1, lsl #6 │ │ │ │ + blcc 60664 <__time64@plt+0x5ee1c> │ │ │ │ + vqdmulh.s d2, d0, d3 │ │ │ │ + ldm pc, {r1, r4, r5, r6, r7, pc}^ @ │ │ │ │ + @ instruction: 0x03a9f013 │ │ │ │ + rscseq r0, sp, #1677721601 @ 0x64000001 │ │ │ │ + movwcs r0, #266 @ 0x10a │ │ │ │ + @ instruction: 0xf04f9809 │ │ │ │ + @ instruction: 0x461a31ff │ │ │ │ + movwcc lr, #2509 @ 0x9cd │ │ │ │ + @ instruction: 0xf7fc2702 │ │ │ │ + stmdacs r0, {r0, r2, r3, r5, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ + mrcge 4, 2, APSR_nzcv, cr9, cr15, {1} │ │ │ │ + movwls r2, #58112 @ 0xe300 │ │ │ │ + blls 257a68 <__time64@plt+0x256220> │ │ │ │ + @ instruction: 0x079b685b │ │ │ │ + adcshi pc, r3, r0, lsl #2 │ │ │ │ + bls 3ace1c <__time64@plt+0x3ab5d4> │ │ │ │ + @ instruction: 0xe64c661a │ │ │ │ + @ instruction: 0x2000f8ba │ │ │ │ + msrmi SPSR_sc, #1879048196 @ 0x70000004 │ │ │ │ + @ instruction: 0xf47f429a │ │ │ │ + @ instruction: 0xf89aaeb0 │ │ │ │ + blcs 12218 <__time64@plt+0x109d0> │ │ │ │ + mcrge 4, 5, pc, cr11, cr15, {3} @ │ │ │ │ + @ instruction: 0x376cf8df │ │ │ │ + @ instruction: 0xf8d3447b │ │ │ │ + blcs 93240 <__time64@plt+0x919f8> │ │ │ │ + @ instruction: 0xf8dfd010 │ │ │ │ + stclvs 7, cr0, [ip], #400 @ 0x190 │ │ │ │ + @ instruction: 0xf0044478 │ │ │ │ + addmi pc, r4, #40704 @ 0x9f00 │ │ │ │ + @ instruction: 0xf8dfd008 │ │ │ │ + stclvs 7, cr0, [ip], #352 @ 0x160 │ │ │ │ + @ instruction: 0xf0044478 │ │ │ │ + addmi pc, r4, #38656 @ 0x9700 │ │ │ │ + adchi pc, pc, r0, asr #32 │ │ │ │ + cmnlt r3, fp, lsr #19 │ │ │ │ + @ instruction: 0x2744f8df │ │ │ │ + blvs 1a4ee50 <__time64@plt+0x1a4d608> │ │ │ │ + strtvs r4, [fp], #-1146 @ 0xfffffb86 │ │ │ │ + @ instruction: 0xf04f63a9 │ │ │ │ + @ instruction: 0x601333ff │ │ │ │ + @ instruction: 0x61aa2201 │ │ │ │ + @ instruction: 0xf8dfe669 │ │ │ │ + @ instruction: 0xf8df3730 │ │ │ │ + ldrbtmi r2, [fp], #-1840 @ 0xfffff8d0 │ │ │ │ + stmdals r9, {r0, r3, r5, r6, r8, r9, fp, sp, lr} │ │ │ │ + ldmdavs fp, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ + blx d4227c <__time64@plt+0xd40a34> │ │ │ │ + @ instruction: 0xf899e7e6 │ │ │ │ + bcs e290 <__time64@plt+0xca48> │ │ │ │ + mcrge 4, 4, pc, cr9, cr15, {3} @ │ │ │ │ + @ instruction: 0x3714f8df │ │ │ │ + @ instruction: 0xf8d3447b │ │ │ │ + blcs 932b0 <__time64@plt+0x91a68> │ │ │ │ + @ instruction: 0xf8dfd00f │ │ │ │ + stclvs 7, cr0, [ip], #48 @ 0x30 │ │ │ │ + @ instruction: 0xf0044478 │ │ │ │ + addmi pc, r4, #26368 @ 0x6700 │ │ │ │ + @ instruction: 0xf8dfd007 │ │ │ │ + stclvs 7, cr0, [ip] │ │ │ │ + @ instruction: 0xf0044478 │ │ │ │ + addmi pc, r4, #24320 @ 0x5f00 │ │ │ │ + @ instruction: 0xf8dfd177 │ │ │ │ + stcls 6, cr9, [r9], {244} @ 0xf4 │ │ │ │ + @ instruction: 0xf8df44f9 │ │ │ │ + blvs 1a4fe80 <__time64@plt+0x1a4e638> │ │ │ │ + ldrbtmi r4, [sl], #-1568 @ 0xfffff9e0 │ │ │ │ + ldrdcc pc, [r0], -r9 │ │ │ │ + blx 2c22d0 <__time64@plt+0x2c0a88> │ │ │ │ + usatcs pc, #0, pc, asr #17 @ │ │ │ │ + ldrdcc pc, [r0], -r9 │ │ │ │ + blvs 1a57b58 <__time64@plt+0x1a56310> │ │ │ │ + @ instruction: 0xf001447a │ │ │ │ + @ instruction: 0xf8dffa01 │ │ │ │ + @ instruction: 0xf8d926d4 │ │ │ │ + strtmi r3, [r0], -r0 │ │ │ │ + ldrbtmi r6, [sl], #-2921 @ 0xfffff497 │ │ │ │ + @ instruction: 0xf9f8f001 │ │ │ │ + @ instruction: 0x26c4f8df │ │ │ │ + ldrdcc pc, [r0], -r9 │ │ │ │ + blvs 1a57b7c <__time64@plt+0x1a56334> │ │ │ │ + @ instruction: 0xf001447a │ │ │ │ + @ instruction: 0xf8dff9ef │ │ │ │ + @ instruction: 0xf8d926b8 │ │ │ │ + strtmi r3, [r0], -r0 │ │ │ │ + ldrbtmi r6, [sl], #-2921 @ 0xfffff497 │ │ │ │ + @ instruction: 0xf9e6f001 │ │ │ │ + ssatcs pc, #9, pc, asr #17 @ │ │ │ │ + ldrdcc pc, [r0], -r9 │ │ │ │ + blvs 1a57ba0 <__time64@plt+0x1a56358> │ │ │ │ + @ instruction: 0xf001447a │ │ │ │ + @ instruction: 0xf8dff9dd │ │ │ │ + @ instruction: 0xf8d9269c │ │ │ │ + strtmi r3, [r0], -r0 │ │ │ │ + ldrbtmi r6, [sl], #-2921 @ 0xfffff497 │ │ │ │ + @ instruction: 0xf9d4f001 │ │ │ │ + pkhtbcs pc, ip, pc, asr #17 @ │ │ │ │ + ldrdcc pc, [r0], -r9 │ │ │ │ + blvs 1a57bc4 <__time64@plt+0x1a5637c> │ │ │ │ + @ instruction: 0xf001447a │ │ │ │ + andcs pc, r0, #3325952 @ 0x32c000 │ │ │ │ + ldrdcc pc, [r0], -r9 │ │ │ │ + andcs r6, r1, #704643072 @ 0x2a000000 │ │ │ │ + @ instruction: 0x61aa6b69 │ │ │ │ + stmdals r9, {r0, r2, r3, r5, r6, r7, r8, sl, sp, lr, pc} │ │ │ │ + @ instruction: 0xf8d4f7ff │ │ │ │ + svcvs 0x00eee599 │ │ │ │ + stmdals r9, {r0, r3, r5, r9, sl, lr} │ │ │ │ + @ instruction: 0xf7fc2201 │ │ │ │ + @ instruction: 0x2e00fabf │ │ │ │ + svcge 0x003bf43f │ │ │ │ + blcs 20744 <__time64@plt+0x1eefc> │ │ │ │ + svcge 0x0037f47f │ │ │ │ + blcs 2064c <__time64@plt+0x1ee04> │ │ │ │ + svcge 0x0033f47f │ │ │ │ + ldrtmi r9, [r1], -r9, lsl #16 │ │ │ │ + ldc2 7, cr15, [r8, #-1012] @ 0xfffffc0c │ │ │ │ + @ instruction: 0xf899e72d │ │ │ │ + bcs e39c <__time64@plt+0xcb54> │ │ │ │ + mcrge 4, 3, pc, cr8, cr15, {3} @ │ │ │ │ + @ instruction: 0xf042696a │ │ │ │ + cmnvs sl, r2, lsl #4 │ │ │ │ + @ instruction: 0xf8dfe651 │ │ │ │ + strcs r3, [r5, -r8, lsr #12] │ │ │ │ + strtmi r9, [r0], -r9, lsl #24 │ │ │ │ + andcc pc, r3, fp, asr r8 @ │ │ │ │ + @ instruction: 0xf7fd6959 │ │ │ │ + andcs pc, r1, #315392 @ 0x4d000 │ │ │ │ + strtmi r4, [r0], -r9, lsr #12 │ │ │ │ + @ instruction: 0xf880f7fc │ │ │ │ + andcs r6, r0, #940 @ 0x3ac │ │ │ │ + strvs r9, [r2], -r9, lsl #16 │ │ │ │ + @ instruction: 0xf0002b00 │ │ │ │ + @ instruction: 0x46298134 │ │ │ │ + blx fe3443c4 <__time64@plt+0xfe342b7c> │ │ │ │ + @ instruction: 0xf8dfe709 │ │ │ │ + andcs r3, r0, #248, 10 @ 0x3e000000 │ │ │ │ + ldrbtmi r6, [fp], #-490 @ 0xfffffe16 │ │ │ │ + teqlt fp, fp, lsl sl │ │ │ │ + strbcc pc, [ip, #2271]! @ 0x8df @ │ │ │ │ + @ instruction: 0xf8d3447b │ │ │ │ + blcc 93410 <__time64@plt+0x91bc8> │ │ │ │ + movwcs fp, #7960 @ 0x1f18 │ │ │ │ + @ instruction: 0xf000622b │ │ │ │ + blvs ac6280 <__time64@plt+0xac4a38> │ │ │ │ + @ instruction: 0xf0002a00 │ │ │ │ + @ instruction: 0xf8df81da │ │ │ │ + @ instruction: 0xf50d35d4 │ │ │ │ + strcc r5, [ip], -fp, lsl #13 │ │ │ │ + andeq lr, r1, #3358720 @ 0x334000 │ │ │ │ + movwls r4, #1147 @ 0x47b │ │ │ │ + orrpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ + ldrmi r2, [r9], -r1, lsl #4 │ │ │ │ + @ instruction: 0xf7fb4630 │ │ │ │ + @ instruction: 0x4632ea10 │ │ │ │ + cmnlt r3, fp, lsr #20 │ │ │ │ + bl 1608d8 <__time64@plt+0x15f090> │ │ │ │ + cdpvs 6, 3, cr0, cr1, cr3, {4} │ │ │ │ + vqdmlal.s q9, d0, d0 │ │ │ │ + tstcc r8, #-1879048187 @ 0x90000005 │ │ │ │ + eorcc pc, r3, r5, asr r8 @ │ │ │ │ + vqrdmulh.s d18, d0, d0 │ │ │ │ + stmibvs fp!, {r2, r6, r9, pc} │ │ │ │ + @ instruction: 0xf0002b00 │ │ │ │ + blvs 1ae6bcc <__time64@plt+0x1ae5384> │ │ │ │ + stmdavs fp!, {r0, r1, r3, r5, r7, r8, r9, sp, lr}^ │ │ │ │ + @ instruction: 0xf0439c09 │ │ │ │ + andcs r0, r0, #67108864 @ 0x4000000 │ │ │ │ + strtmi r6, [r9], -fp, rrx │ │ │ │ + @ instruction: 0xf7fc4620 │ │ │ │ + stcvs 8, cr15, [lr], #-188 @ 0xffffff44 │ │ │ │ + stmib r5, {r8, r9, sp}^ │ │ │ │ + stmdbvs fp!, {r0, r4, r8, r9, ip, sp} │ │ │ │ + @ instruction: 0xf0402e00 │ │ │ │ + blcs e6690 <__time64@plt+0xe4e48> │ │ │ │ + stmdbls r9, {r2, r3, r5, r6, r8, ip, lr, pc} │ │ │ │ + blvs a8f07c <__time64@plt+0xa8d834> │ │ │ │ + blvs fe21f52c <__time64@plt+0xfe21dce4> │ │ │ │ + ldrmi r6, [r8, fp, asr #22] │ │ │ │ + stcls 4, cr6, [r9], {46} @ 0x2e │ │ │ │ + strtmi r2, [r9], -r1, lsl #4 │ │ │ │ + @ instruction: 0xf7fc4620 │ │ │ │ + @ instruction: 0x4629f817 │ │ │ │ + @ instruction: 0xf7fc4620 │ │ │ │ + stmdavs fp!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, fp, ip, sp, lr, pc}^ │ │ │ │ + movweq pc, #4131 @ 0x1023 @ │ │ │ │ + strt r6, [r2], fp, rrx │ │ │ │ + strcs r9, [r1, #-2057] @ 0xfffff7f7 │ │ │ │ + orrpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ + @ instruction: 0x46411f32 │ │ │ │ + @ instruction: 0xf0009500 │ │ │ │ + stmdacs r0, {r0, r1, r3, r4, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + tstphi lr, r0, asr #6 @ p-variant is OBSOLETE │ │ │ │ + strtmi r9, [sl], -r9, lsl #24 │ │ │ │ + strcs r2, [r9, -r0, lsl #2] │ │ │ │ + @ instruction: 0xf7fb4620 │ │ │ │ + movwcs pc, #4091 @ 0xffb @ │ │ │ │ + strtvs r9, [r3], -lr, lsl #6 │ │ │ │ + @ instruction: 0xf899e68b │ │ │ │ + cdpcs 0, 0, cr6, cr0, cr2, {0} │ │ │ │ + ldclge 4, cr15, [r4, #508] @ 0x1fc │ │ │ │ + strbmi r4, [r9], -r2, lsr #12 │ │ │ │ + @ instruction: 0xf0084640 │ │ │ │ + @ instruction: 0xb1b8f8e1 │ │ │ │ + strbmi r9, [r8], -sl, lsl #22 │ │ │ │ + @ instruction: 0xf1a3990d │ │ │ │ + @ instruction: 0xf7fb0224 │ │ │ │ + stmdacs r1, {r2, r3, r6, r7, fp, sp, lr, pc} │ │ │ │ + strtmi sp, [r2], -lr, lsl #2 │ │ │ │ + strbmi r4, [r0], -r9, asr #12 │ │ │ │ + @ instruction: 0xf8d2f008 │ │ │ │ + ldrtmi fp, [r1], -r0, asr #2 │ │ │ │ + strbmi r2, [r8], -sl, lsl #4 │ │ │ │ + svc 0x0052f7fa │ │ │ │ + movwls r1, #48643 @ 0xbe03 │ │ │ │ + ldcge 6, cr15, [r7, #764] @ 0x2fc │ │ │ │ + ldr r2, [r4, lr, lsl #14]! │ │ │ │ + mulcs r2, r9, r8 │ │ │ │ + @ instruction: 0xf47f2a00 │ │ │ │ + strtmi sl, [r2], -r8, lsr #27 │ │ │ │ + strbmi r4, [r0], -r9, asr #12 │ │ │ │ + @ instruction: 0xf8bcf008 │ │ │ │ + @ instruction: 0xf0002800 │ │ │ │ + @ instruction: 0xf81782bb │ │ │ │ + bcs 189154c <__time64@plt+0x188fd04> │ │ │ │ + addhi pc, r1, r0 │ │ │ │ + @ instruction: 0xf47f2a6c │ │ │ │ + @ instruction: 0xf8dfad80 │ │ │ │ + ldrbtmi r2, [sl], #-1172 @ 0xfffffb6c │ │ │ │ + ldrb r6, [sl, #-1002]! @ 0xfffffc16 │ │ │ │ + strtmi r2, [r0], -r1, lsl #6 │ │ │ │ + @ instruction: 0xf7fd642b │ │ │ │ + stmdbvs fp!, {r0, r3, r4, r7, fp, ip, sp, lr, pc} │ │ │ │ + blcc 5f618 <__time64@plt+0x5ddd0> │ │ │ │ + vqdmulh.s d2, d0, d3 │ │ │ │ + andge r8, r2, #152, 8 @ 0x98000000 │ │ │ │ + eorcc pc, r3, r2, asr r8 @ │ │ │ │ + @ instruction: 0x4710441a │ │ │ │ + ldrdeq r0, [r0], -fp │ │ │ │ + andeq r0, r0, r5, ror r0 │ │ │ │ + @ instruction: 0xffffff07 │ │ │ │ + andeq r0, r0, r5, lsr #32 │ │ │ │ + blcs d5188 <__time64@plt+0xd3940> │ │ │ │ + strhi pc, [r7], #512 @ 0x200 │ │ │ │ + @ instruction: 0xf013e8df │ │ │ │ + eoreq r0, ip, pc, asr r0 │ │ │ │ + strdeq r0, [r4], -r4 │ │ │ │ + movwcs r6, #6954 @ 0x1b2a │ │ │ │ + bcs 1f648 <__time64@plt+0x1de00> │ │ │ │ + ldmdavc r3, {r0, r1, r2, r6, ip, lr, pc} │ │ │ │ + suble r2, r4, r0, lsl #22 │ │ │ │ + blcc 186c9cc <__time64@plt+0x186b184> │ │ │ │ + ldmdale r4, {r1, r4, r8, r9, fp, sp} │ │ │ │ + @ instruction: 0xf013e8df │ │ │ │ + andseq r0, r3, r3, lsl #1 │ │ │ │ + andseq r0, r3, r3, lsl r0 │ │ │ │ + andseq r0, r3, r3, lsl r0 │ │ │ │ + @ instruction: 0x001302b0 │ │ │ │ + andseq r0, r3, r6, lsr #5 │ │ │ │ + andseq r0, r3, r3, lsl r0 │ │ │ │ + andseq r0, r3, r3, lsl r0 │ │ │ │ + andseq r0, r3, r3, lsl r0 │ │ │ │ + andseq r0, r3, r3, lsl r0 │ │ │ │ + @ instruction: 0xf8df029c │ │ │ │ + stmdals r9, {r3, sl, ip} │ │ │ │ + @ instruction: 0xf7fd4479 │ │ │ │ + smmulr r0, r7, r9 │ │ │ │ + blvs aad20c <__time64@plt+0xaab9c4> │ │ │ │ + stmdbvs fp!, {r3, r4, r9, fp, sp, lr}^ │ │ │ │ + svceq 0x0001f013 │ │ │ │ + movteq pc, #33029 @ 0x8105 @ │ │ │ │ + @ instruction: 0xf0409300 │ │ │ │ + stmdbls r9, {r0, r3, r4, r7, pc} │ │ │ │ + movteq pc, #16645 @ 0x4105 @ │ │ │ │ + ldrmi r6, [r0, lr, asr #19]! │ │ │ │ + cdpcs 6, 0, cr4, cr0, cr6, {0} │ │ │ │ + ldrthi pc, [r4], #-64 @ 0xffffffc0 @ │ │ │ │ + bcs 217b8 <__time64@plt+0x1ff70> │ │ │ │ + strthi pc, [r4], #-0 │ │ │ │ + blcs 218c4 <__time64@plt+0x2007c> │ │ │ │ + mvnshi pc, #64 @ 0x40 │ │ │ │ + bvs 16ed244 <__time64@plt+0x16eb9fc> │ │ │ │ + @ instruction: 0xf1000759 │ │ │ │ + stmiavs fp!, {r0, r1, sl, pc} │ │ │ │ + @ instruction: 0xf47f2b00 │ │ │ │ + stmdals r9, {r2, r3, r5, r8, r9, sl, fp, sp, pc} │ │ │ │ + @ instruction: 0xf82cf7fd │ │ │ │ + stmdals r9, {r0, r1, r2, r5, r8, r9, sl, sp, lr, pc} │ │ │ │ + strtmi r2, [r9], -r1, lsl #4 │ │ │ │ + @ instruction: 0xf956f7fc │ │ │ │ + bmi ffa3fd90 <__time64@plt+0xffa3e548> │ │ │ │ + mvnvs r4, #2046820352 @ 0x7a000000 │ │ │ │ + stmdbvs fp!, {r0, r2, r3, r4, r5, r6, r7, sl, sp, lr, pc}^ │ │ │ │ + @ instruction: 0xf10007dc │ │ │ │ + blvs fea67520 <__time64@plt+0xfea65cd8> │ │ │ │ + blle 190a58 <__time64@plt+0x18f210> │ │ │ │ + @ instruction: 0xb12369eb │ │ │ │ + blvs 6ed284 <__time64@plt+0x6eba3c> │ │ │ │ + @ instruction: 0xf1000798 │ │ │ │ + stcvs 3, cr8, [fp], #712 @ 0x2c8 │ │ │ │ + blls 26b26c <__time64@plt+0x269a24> │ │ │ │ + ldrmi r6, [r9], -sl, lsr #22 │ │ │ │ + ldrdvs lr, [sl], -r3 │ │ │ │ + ldrmi r6, [r0, fp, ror #24]! │ │ │ │ + bls 257e94 <__time64@plt+0x25664c> │ │ │ │ + smmlaeq r9, r3, fp, r6 │ │ │ │ + stclvs 5, cr13, [r8], #-56 @ 0xffffffc8 │ │ │ │ + cdpvs 1, 1, cr11, cr2, cr0, {3} │ │ │ │ + ldrdcc pc, [r0], r2 │ │ │ │ + @ instruction: 0xf0002b00 │ │ │ │ + @ instruction: 0xf8d283af │ │ │ │ + bcs e8a8 <__time64@plt+0xd060> │ │ │ │ + @ instruction: 0x83a8f000 │ │ │ │ + @ instruction: 0x47984610 │ │ │ │ + ldmdblt r3!, {r0, r1, r3, r5, r7, fp, sp, lr} │ │ │ │ + sbcle r2, r2, r0, lsl #28 │ │ │ │ + stmdals r9, {r0, r1, r2, r3, r6, r7, r8, fp, lr} │ │ │ │ + @ instruction: 0xf7fd4479 │ │ │ │ + ldrtmi pc, [r7], -pc, asr #17 @ │ │ │ │ + @ instruction: 0xf812e6e7 │ │ │ │ + blcs 162c0 <__time64@plt+0x14a78> │ │ │ │ + svcge 0x0073f47f │ │ │ │ + @ instruction: 0xf899e7b5 │ │ │ │ + bcs e6d0 <__time64@plt+0xce88> │ │ │ │ + stclge 4, cr15, [sl], #508 @ 0x1fc │ │ │ │ + ldrt r6, [sl], #1066 @ 0x42a │ │ │ │ + mulcs r2, r9, r8 │ │ │ │ + @ instruction: 0xf47f2a00 │ │ │ │ + @ instruction: 0x4622acdc │ │ │ │ + strbmi r4, [r0], -r9, asr #12 │ │ │ │ + @ instruction: 0xffe2f007 │ │ │ │ + bvs 1a32d48 <__time64@plt+0x1a31500> │ │ │ │ + @ instruction: 0xf008b108 │ │ │ │ + strbmi pc, [r8], -r1, asr #27 @ │ │ │ │ + stc2l 0, cr15, [r2, #32] │ │ │ │ + strt r6, [r6], #616 @ 0x268 │ │ │ │ + strtmi r9, [sl], -r9, lsl #24 │ │ │ │ + strcs r2, [sl, -r0, lsl #2] │ │ │ │ + @ instruction: 0xf7fb4620 │ │ │ │ + movwcs pc, #3805 @ 0xedd @ │ │ │ │ + strtvs r9, [r3], -lr, lsl #6 │ │ │ │ + blmi febffcc4 <__time64@plt+0xfebfe47c> │ │ │ │ + strtmi r9, [r0], -r9, lsl #24 │ │ │ │ + andcc pc, r3, fp, asr r8 @ │ │ │ │ + @ instruction: 0xf7fd6b99 │ │ │ │ + andcs pc, r1, #10027008 @ 0x990000 │ │ │ │ + strtmi r4, [r0], -r9, lsr #12 │ │ │ │ + mcr2 7, 6, pc, cr12, cr11, {7} @ │ │ │ │ + strb r2, [r9], -lr, lsl #14 │ │ │ │ + @ instruction: 0xf1059909 │ │ │ │ + @ instruction: 0xf0020344 │ │ │ │ + strmi pc, [r6], -fp, asr #22 │ │ │ │ + @ instruction: 0xf899e765 │ │ │ │ + bcs e748 <__time64@plt+0xcf00> │ │ │ │ + ldcge 4, cr15, [ip], #508 @ 0x1fc │ │ │ │ + @ instruction: 0x61aa2201 │ │ │ │ + @ instruction: 0xf899e47d │ │ │ │ + bcs e758 <__time64@plt+0xcf10> │ │ │ │ + stcge 4, cr15, [sp], #508 @ 0x1fc │ │ │ │ + strbmi r4, [r9], -r2, lsr #12 │ │ │ │ + @ instruction: 0xf0074640 │ │ │ │ + stmdacs r0, {r0, r2, r5, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + bvs fea3aab8 <__time64@plt+0xfea39270> │ │ │ │ + @ instruction: 0xf008b108 │ │ │ │ + strbmi pc, [r8], -r3, lsl #27 @ │ │ │ │ + stc2 0, cr15, [r4, #32] │ │ │ │ + strbt r6, [r8], #-680 @ 0xfffffd58 │ │ │ │ + @ instruction: 0xf7fc9809 │ │ │ │ + stcvs 15, cr15, [lr], #-548 @ 0xfffffddc │ │ │ │ + @ instruction: 0xf7fae67b │ │ │ │ + ldmdahi r9, {r2, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ + rsbmi pc, r5, #1879048196 @ 0x70000004 │ │ │ │ + @ instruction: 0xf47f4291 │ │ │ │ + ldmvc fp, {r0, r1, r2, r4, sl, fp, sp, pc} │ │ │ │ + @ instruction: 0xf47f2b00 │ │ │ │ + @ instruction: 0xf04fac13 │ │ │ │ + strb r0, [r5], #-2306 @ 0xfffff6fe │ │ │ │ + vadd.i8 d24, d7, d17 │ │ │ │ + addsmi r4, r1, #1342177286 @ 0x50000006 │ │ │ │ + stcge 4, cr15, [r1], {127} @ 0x7f │ │ │ │ + bcs 24a34 <__time64@plt+0x231ec> │ │ │ │ + blge fff839ac <__time64@plt+0xfff82164> │ │ │ │ + stmdbeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ + bmi fe37f898 <__time64@plt+0xfe37e050> │ │ │ │ + @ instruction: 0xe622447a │ │ │ │ + blvs 12ecbe4 <__time64@plt+0x12eb39c> │ │ │ │ + blmi fe2f2e50 <__time64@plt+0xfe2f1608> │ │ │ │ + mvnvs r2, r0, lsl #4 │ │ │ │ + bvs 6d79b8 <__time64@plt+0x6d6170> │ │ │ │ + blvs ff2f2d1c <__time64@plt+0xff2f14d4> │ │ │ │ + movweq pc, #32787 @ 0x8013 @ │ │ │ │ + blmi fe1fa7f0 <__time64@plt+0xfe1f8fa8> │ │ │ │ + @ instruction: 0xf8d3447b │ │ │ │ + blcc 93800 <__time64@plt+0x91fb8> │ │ │ │ + movwcs fp, #7960 @ 0x1f18 │ │ │ │ + eorvs r4, fp, #132, 20 @ 0x84000 │ │ │ │ + @ instruction: 0xe61b447a │ │ │ │ + smlsdxcs r8, r7, fp, r4 │ │ │ │ + strtmi r9, [r0], -r9, lsl #24 │ │ │ │ + andcc pc, r3, fp, asr r8 @ │ │ │ │ + @ instruction: 0xf7fd6a19 │ │ │ │ + andcs pc, r1, #2686976 @ 0x290000 │ │ │ │ + strtmi r4, [r0], -r9, lsr #12 │ │ │ │ + mrc2 7, 2, pc, cr12, cr11, {7} │ │ │ │ + stmdbvs fp!, {r1, r3, r4, r6, r7, r8, sl, sp, lr, pc} │ │ │ │ + @ instruction: 0xf0002b03 │ │ │ │ + stmibvs r8!, {r3, r6, r8, pc}^ │ │ │ │ + bvs 1aed83c <__time64@plt+0x1aebff4> │ │ │ │ + ldrdcs lr, [r4, -r4] │ │ │ │ + stmdacs r0, {r1, r2, r5, r7, sl, fp, sp, lr} │ │ │ │ + msrhi CPSR_fsxc, r0 │ │ │ │ + blvs 1a20dd8 <__time64@plt+0x1a1f590> │ │ │ │ + andeq lr, r3, #3358720 @ 0x334000 │ │ │ │ + strne lr, [r5], -sp, asr #19 │ │ │ │ + stmib sp, {r2, r5, r7, r8, r9, sl}^ │ │ │ │ + @ instruction: 0xf1403501 │ │ │ │ + blmi 1c26c7c <__time64@plt+0x1c25434> │ │ │ │ + movwls r4, #1147 @ 0x47b │ │ │ │ + orrpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ + ldrmi r2, [r9], -r1, lsl #4 │ │ │ │ + @ instruction: 0xf7fa4640 │ │ │ │ + blmi 1b42838 <__time64@plt+0x1b40ff0> │ │ │ │ + blvs 1a5815c <__time64@plt+0x1a56914> │ │ │ │ + stmdals r9, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ + @ instruction: 0xf000681b │ │ │ │ + stmdacs r0, {r0, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stclge 7, cr15, [r3], {63} @ 0x3f │ │ │ │ + andcs r9, r1, #589824 @ 0x90000 │ │ │ │ + @ instruction: 0xf04f4629 │ │ │ │ + @ instruction: 0xf7fb37ff │ │ │ │ + str pc, [r5, #3623]! @ 0xe27 │ │ │ │ + ldrbeq r6, [lr, fp, ror #18] │ │ │ │ + blmi 18bbcbc <__time64@plt+0x18ba474> │ │ │ │ + mvnvs r2, r1, lsl #4 │ │ │ │ + bvs 6d7a70 <__time64@plt+0x6d6228> │ │ │ │ + blmi 1832d54 <__time64@plt+0x183150c> │ │ │ │ + @ instruction: 0xf8d3447b │ │ │ │ + blcc 938b0 <__time64@plt+0x92068> │ │ │ │ + movwcs fp, #7960 @ 0x1f18 │ │ │ │ + eorvs r4, fp, #380928 @ 0x5d000 │ │ │ │ + strb r4, [r3, #1146] @ 0x47a │ │ │ │ + ldmibvs r3, {r0, r3, r9, fp, ip, pc}^ │ │ │ │ + blmi 16f35d0 <__time64@plt+0x16f1d88> │ │ │ │ + ldrbtmi r6, [fp], #-2642 @ 0xfffff5ae │ │ │ │ + tstpeq r1, r2 @ p-variant is OBSOLETE │ │ │ │ + bvs 6df054 <__time64@plt+0x6dd80c> │ │ │ │ + rscle r2, pc, r0, lsl #22 │ │ │ │ + movweq pc, #32786 @ 0x8012 @ │ │ │ │ + blmi 15bac6c <__time64@plt+0x15b9424> │ │ │ │ + @ instruction: 0xf8d3447b │ │ │ │ + blcc 938e4 <__time64@plt+0x9209c> │ │ │ │ + movwcs fp, #7960 @ 0x1f18 │ │ │ │ + blmi 104085c <__time64@plt+0x103f014> │ │ │ │ + stcls 7, cr2, [r9], {1} │ │ │ │ + @ instruction: 0xf85b4620 │ │ │ │ + ldmdavs r9, {r0, r1, ip, sp}^ │ │ │ │ + @ instruction: 0xffbaf7fc │ │ │ │ + strtmi r2, [r9], -r1, lsl #4 │ │ │ │ + @ instruction: 0xf7fb4620 │ │ │ │ + strb pc, [fp, #-3565]! @ 0xfffff213 @ │ │ │ │ + stmdals r9, {r0, r3, r5, r6, r7, sl, fp, sp, lr} │ │ │ │ + blx feb428fc <__time64@plt+0xfeb410b4> │ │ │ │ + stmdbvs fp!, {r4, r5, r9, sl, sp, lr} │ │ │ │ + blmi d7ff74 <__time64@plt+0xd7e72c> │ │ │ │ + stcls 7, cr2, [r9], {7} │ │ │ │ + @ instruction: 0xf85b4620 │ │ │ │ + ldmibvs r9, {r0, r1, ip, sp}^ │ │ │ │ + @ instruction: 0xffa4f7fc │ │ │ │ + strtmi r2, [r9], -r1, lsl #4 │ │ │ │ + @ instruction: 0xf7fb4620 │ │ │ │ + ldrb pc, [r5, #-3543] @ 0xfffff229 @ │ │ │ │ + ldrbeq r6, [fp, fp, ror #18] │ │ │ │ + addhi pc, r4, r0, asr #2 │ │ │ │ + andcs r4, r1, #63488 @ 0xf800 │ │ │ │ + ldrbtmi r6, [fp], #-490 @ 0xfffffe16 │ │ │ │ + teqlt r3, fp, lsl sl │ │ │ │ + ldrbtmi r4, [fp], #-2876 @ 0xfffff4c4 │ │ │ │ + strcc pc, [r8], #-2259 @ 0xfffff72d │ │ │ │ + svclt 0x00183b02 │ │ │ │ + bmi e8f53c <__time64@plt+0xe8dcf4> │ │ │ │ + ldrbtmi r6, [sl], #-555 @ 0xfffffdd5 │ │ │ │ + svclt 0x0000e572 │ │ │ │ + andeq lr, r0, r0 │ │ │ │ + andeq sp, r0, ip, ror #31 │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + andeq pc, r0, lr, asr r2 @ │ │ │ │ + andeq sp, r0, r4, asr pc │ │ │ │ + strdeq lr, [r0], -r8 │ │ │ │ + andeq fp, r0, lr, ror #1 │ │ │ │ + andeq fp, r0, r4, ror #1 │ │ │ │ + ldrdeq fp, [r0], -lr │ │ │ │ + ldrdeq fp, [r0], -r4 │ │ │ │ + andeq fp, r0, lr, asr #1 │ │ │ │ + andeq sl, r0, ip, lsr #22 │ │ │ │ + strheq fp, [r0], -r4 │ │ │ │ + andeq sl, r0, r0, ror #27 │ │ │ │ + andeq sl, r0, lr, lsl #21 │ │ │ │ + strdeq sl, [r0], -r8 │ │ │ │ + andeq sl, r0, r6, ror #13 │ │ │ │ + andeq lr, r0, r8, ror #28 │ │ │ │ + andeq sl, r0, r8, lsr r9 │ │ │ │ + andeq sl, r0, r0, lsr #18 │ │ │ │ + @ instruction: 0x0000ddbc │ │ │ │ + andeq sp, r0, r2, lsr #27 │ │ │ │ + @ instruction: 0x0000acbc │ │ │ │ + strdeq lr, [r0], -r8 │ │ │ │ + andeq sl, r0, r8, asr #17 │ │ │ │ + @ instruction: 0x0000a8b0 │ │ │ │ + andeq sp, r0, r4, asr sp │ │ │ │ + andeq sl, r0, lr, lsl #25 │ │ │ │ + @ instruction: 0x0000acb8 │ │ │ │ + @ instruction: 0x0000acb2 │ │ │ │ + ldrdeq sl, [r0], -r0 │ │ │ │ + strdeq sl, [r0], -r2 │ │ │ │ + strdeq sl, [r0], -ip │ │ │ │ + andeq sl, r0, r6, lsr #26 │ │ │ │ + andeq sl, r0, r4, lsr sp │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq sp, r0, lr, lsr #24 │ │ │ │ + muleq r0, r8, ip │ │ │ │ + strdeq sl, [r0], -r4 │ │ │ │ + andeq sl, r0, r2, asr #18 │ │ │ │ + muleq r0, r0, ip │ │ │ │ + andeq sl, r0, r4, asr #16 │ │ │ │ + andeq sl, r0, r8, lsl fp │ │ │ │ + andeq sl, r0, ip, lsl #27 │ │ │ │ + andeq sp, r0, r4, asr #16 │ │ │ │ + andeq lr, r0, r8, lsr #17 │ │ │ │ + andeq sl, r0, r0, lsl #14 │ │ │ │ + ldrdeq sl, [r0], -r0 │ │ │ │ + @ instruction: 0x0000d7b8 │ │ │ │ + andeq sp, r0, ip, lsl #15 │ │ │ │ + strdeq lr, [r0], -r8 │ │ │ │ + andeq sl, r0, r0, lsr r4 │ │ │ │ + andeq sp, r0, r6, ror #14 │ │ │ │ + andeq lr, r0, r4, asr #15 │ │ │ │ + andeq sp, r0, sl, ror #13 │ │ │ │ + andeq lr, r0, r6, asr r7 │ │ │ │ + andeq r9, r0, lr, lsl sp │ │ │ │ + bvs fe4ed24c <__time64@plt+0xfe4eba04> │ │ │ │ + @ instruction: 0xf8dfb1db │ │ │ │ + blvs 493c20 <__time64@plt+0x4923d8> │ │ │ │ + @ instruction: 0xf002447b │ │ │ │ + mvnvs r0, r1, lsl #2 │ │ │ │ + blcs 212a8 <__time64@plt+0x1fa60> │ │ │ │ + svcge 0x007bf43f │ │ │ │ + movweq pc, #32786 @ 0x8012 @ │ │ │ │ + svcge 0x0077f43f │ │ │ │ + strbtcc pc, [r0], #-2271 @ 0xfffff721 @ │ │ │ │ + @ instruction: 0xf8d3447b │ │ │ │ + blcc 93a74 <__time64@plt+0x9222c> │ │ │ │ + movwcs fp, #7960 @ 0x1f18 │ │ │ │ + @ instruction: 0xf8dfe76d │ │ │ │ + ldrbtmi r3, [fp], #-1108 @ 0xfffffbac │ │ │ │ + @ instruction: 0xf8dfe6ed │ │ │ │ + smlsdcs r6, r0, r4, r3 │ │ │ │ + strtmi r9, [r0], -r9, lsl #24 │ │ │ │ + andcc pc, r3, fp, asr r8 @ │ │ │ │ + @ instruction: 0xf7fc6999 │ │ │ │ + andcs pc, r1, #3792 @ 0xed0 │ │ │ │ + strtmi r4, [r0], -r9, lsr #12 │ │ │ │ + stc2 7, cr15, [r0, #-1004]! @ 0xfffffc14 │ │ │ │ + stmib sp, {r1, r2, r3, r4, r7, sl, sp, lr, pc}^ │ │ │ │ + strbmi r3, [r0], -r1, lsl #4 │ │ │ │ + strtcc pc, [ip], #-2271 @ 0xfffff721 │ │ │ │ + stmib sp, {r0, r9, sp}^ │ │ │ │ + ldrbtmi r1, [fp], #-1539 @ 0xfffff9fd │ │ │ │ + vst2.8 {d25-d28}, [pc], r0 │ │ │ │ + ldrmi r5, [r9], -r0, lsl #7 │ │ │ │ + mrc 7, 6, APSR_nzcv, cr0, cr10, {7} │ │ │ │ + stcvs 6, cr14, [fp], #-852 @ 0xfffffcac │ │ │ │ + @ instruction: 0xf47f2b00 │ │ │ │ + ldrb sl, [r0], #3764 @ 0xeb4 │ │ │ │ + andcs r9, r1, #589824 @ 0x90000 │ │ │ │ + @ instruction: 0xf7fb4629 │ │ │ │ + ldrt pc, [r7], -r5, lsl #26 @ │ │ │ │ + ldrbmi r9, [r1], -r9, lsl #22 │ │ │ │ + @ instruction: 0xf0076958 │ │ │ │ + stmdacs r0, {r0, r1, r2, r4, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + blge 1383cc4 <__time64@plt+0x138247c> │ │ │ │ + andcs r9, r1, #589824 @ 0x90000 │ │ │ │ + strcs r4, [fp, -r9, lsr #12] │ │ │ │ + ldc2l 7, cr15, [r6], #1004 @ 0x3ec │ │ │ │ + blls 27fca8 <__time64@plt+0x27e460> │ │ │ │ + ldmdbvs r8, {r0, r5, r9, sl, lr} │ │ │ │ + @ instruction: 0xff48f007 │ │ │ │ + @ instruction: 0xf47f2800 │ │ │ │ + @ instruction: 0xe7efab35 │ │ │ │ + blcs 21518 <__time64@plt+0x1fcd0> │ │ │ │ + stclge 4, cr15, [r3, #508]! @ 0x1fc │ │ │ │ + stmdals r9, {r1, r4, r5, r6, r7, r8, fp, lr} │ │ │ │ + @ instruction: 0xf7fc4479 │ │ │ │ + strb pc, [r4], #3755 @ 0xeab @ │ │ │ │ + blcs 2182c <__time64@plt+0x1ffe4> │ │ │ │ + ldclge 4, cr15, [r9, #508] @ 0x1fc │ │ │ │ + stmdals r9, {r1, r2, r3, r5, r6, r7, r8, fp, lr} │ │ │ │ + @ instruction: 0xf7fc4479 │ │ │ │ + ldrt pc, [sl], #3745 @ 0xea1 @ │ │ │ │ + blcs 21240 <__time64@plt+0x1f9f8> │ │ │ │ + stclge 4, cr15, [pc, #508] @ 6d14 <__time64@plt+0x54cc> │ │ │ │ + stmdals r9, {r1, r3, r5, r6, r7, r8, fp, lr} │ │ │ │ + @ instruction: 0xf7fc4479 │ │ │ │ + ldrt pc, [r0], #3735 @ 0xe97 @ │ │ │ │ + stmdbeq r6, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ + blt 1fc4b28 <__time64@plt+0x1fc32e0> │ │ │ │ + stmdbeq r5, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ + blt 1ec4b30 <__time64@plt+0x1ec32e8> │ │ │ │ + stmdbeq r4, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ + blt 1dc4b38 <__time64@plt+0x1dc32f0> │ │ │ │ + stmdbeq r3, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ + blt 1cc4b40 <__time64@plt+0x1cc32f8> │ │ │ │ + @ instruction: 0xf8d39b09 │ │ │ │ + @ instruction: 0xf1b88050 │ │ │ │ + @ instruction: 0xf43f0f00 │ │ │ │ + @ instruction: 0xf5a6adde │ │ │ │ + @ instruction: 0x46427692 │ │ │ │ + and r6, r3, r3, lsr r8 │ │ │ │ + bcs 20ba8 <__time64@plt+0x1f360> │ │ │ │ + ldclge 4, cr15, [r5, #252] @ 0xfc │ │ │ │ + @ instruction: 0xd1f94293 │ │ │ │ + stmdals fp, {r0, r4, r6, r8, r9, fp, sp, lr} │ │ │ │ + mvnsle r4, r1, lsl #5 │ │ │ │ + @ instruction: 0x46906dd0 │ │ │ │ + orrsvs r6, r3, #109568 @ 0x1ac00 │ │ │ │ + ldrvs r6, [r3, fp, ror #30] │ │ │ │ + @ instruction: 0xf008b108 │ │ │ │ + @ instruction: 0x6da8fb77 │ │ │ │ + blx 1e42baa <__time64@plt+0x1e41362> │ │ │ │ + @ instruction: 0xf8c89c09 │ │ │ │ + @ instruction: 0x4629005c │ │ │ │ + strtmi r2, [r0], -r0, lsl #4 │ │ │ │ + mcr2 7, 5, pc, cr10, cr11, {7} @ │ │ │ │ + @ instruction: 0x3010f8d8 │ │ │ │ + rsbhi pc, r0, r4, asr #17 │ │ │ │ + @ instruction: 0xf43f2b01 │ │ │ │ + @ instruction: 0xf8d8ab22 │ │ │ │ + strbmi r3, [r5], -r4 │ │ │ │ + stcls 4, cr14, [ip], {80} @ 0x50 │ │ │ │ + orrsvc pc, r4, #696254464 @ 0x29800000 │ │ │ │ + @ instruction: 0x46404651 │ │ │ │ + @ instruction: 0xf04f4622 │ │ │ │ + @ instruction: 0xf8c30c00 │ │ │ │ + @ instruction: 0xf007c000 │ │ │ │ + stmdacs r0, {r0, r4, r5, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ + mcrge 4, 2, pc, cr12, cr15, {1} @ │ │ │ │ + @ instruction: 0x465049be │ │ │ │ + @ instruction: 0xf7fa4479 │ │ │ │ + strmi lr, [r1], r4, ror #23 │ │ │ │ + @ instruction: 0xf47f2800 │ │ │ │ + @ instruction: 0xf50dae43 │ │ │ │ + strtmi r4, [r2], -r2, lsr #7 │ │ │ │ + strbmi r3, [r0], -ip, ror #6 │ │ │ │ + @ instruction: 0x461c4619 │ │ │ │ + @ instruction: 0xf007930b │ │ │ │ + stmdacs r0, {r0, r1, r3, r4, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ + mrcge 4, 1, APSR_nzcv, cr6, cr15, {1} │ │ │ │ + orrsvc pc, r0, #696254464 @ 0x29800000 │ │ │ │ + andcs r4, r1, #32, 12 @ 0x2000000 │ │ │ │ + stcls 8, cr15, [r4], {6} │ │ │ │ + @ instruction: 0xf7fc601a │ │ │ │ + stmdacs r1, {r0, r1, r2, r4, r5, r8, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r2, {r2, r3, r4, r5, r6, ip, lr, pc} │ │ │ │ + mcrge 4, 1, pc, cr8, cr15, {3} @ │ │ │ │ + adcshi pc, r4, #14614528 @ 0xdf0000 │ │ │ │ + orrvc pc, lr, #696254464 @ 0x29800000 │ │ │ │ + ldrbtmi r9, [r8], #780 @ 0x30c │ │ │ │ + @ instruction: 0x4658e012 │ │ │ │ + ldcl 7, cr15, [sl, #1000]! @ 0x3e8 │ │ │ │ + ldc 7, cr15, [r0, #-1000] @ 0xfffffc18 │ │ │ │ + blcs 1be0c3c <__time64@plt+0x1bdf3f4> │ │ │ │ + mrcge 4, 0, APSR_nzcv, cr8, cr15, {3} │ │ │ │ + @ instruction: 0x301cf8d8 │ │ │ │ + @ instruction: 0xf77f454b │ │ │ │ + andcs sl, sl, r3, lsl lr │ │ │ │ + stmdbeq r1, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf938f7fd │ │ │ │ + andcs r9, r0, #12, 22 @ 0x3000 │ │ │ │ + strmi r2, [r8], -r1, lsl #2 │ │ │ │ + @ instruction: 0xf5a6601a │ │ │ │ + mulshi sl, r5, r3 │ │ │ │ + @ instruction: 0xf7fa2200 │ │ │ │ + @ instruction: 0xf1b0eda4 │ │ │ │ + @ instruction: 0xf6ff0b00 │ │ │ │ + movwcs sl, #19967 @ 0x4dff │ │ │ │ + blls 2ab86c <__time64@plt+0x2aa024> │ │ │ │ + tstcs r1, r9, lsl #4 │ │ │ │ + ldrbteq pc, [r4], #422 @ 0x1a6 @ │ │ │ │ + @ instruction: 0xf7fa3b20 │ │ │ │ + @ instruction: 0xf1a6ec8a │ │ │ │ + rsbcs r0, ip, #-939524093 @ 0xc8000003 │ │ │ │ + ldrmi r2, [r8], -r0, lsl #2 │ │ │ │ + ldc 7, cr15, [sl, #-1000] @ 0xfffffc18 │ │ │ │ + rsbcs r9, ip, #180224 @ 0x2c000 │ │ │ │ + @ instruction: 0xf8262301 │ │ │ │ + @ instruction: 0xf7fa3cf4 │ │ │ │ + strtmi lr, [r1], -sl, ror #24 │ │ │ │ + ldrbmi r2, [r8], -lr, ror #4 │ │ │ │ + stcl 7, cr15, [sl, #1000] @ 0x3e8 │ │ │ │ + blle fef90ca4 <__time64@plt+0xfef8f45c> │ │ │ │ + orrvc pc, lr, #696254464 @ 0x29800000 │ │ │ │ + @ instruction: 0xf6409c0b │ │ │ │ + @ instruction: 0x465072ff │ │ │ │ + @ instruction: 0xf8d34621 │ │ │ │ + @ instruction: 0xf5a68000 │ │ │ │ + @ instruction: 0xf8b37395 │ │ │ │ + @ instruction: 0xf7fa9000 │ │ │ │ + andcs lr, r0, r6, lsl #26 │ │ │ │ + strbmi r9, [fp], -r0, lsl #8 │ │ │ │ + svceq 0x00fbf886 │ │ │ │ + andls r4, r1, r2, asr #12 │ │ │ │ + stmdals r9, {r0, r3, r4, r6, r9, sl, lr} │ │ │ │ + ldc2l 7, cr15, [r0], #-1004 @ 0xfffffc14 │ │ │ │ + @ instruction: 0xf47f2800 │ │ │ │ + stmdals r9, {r1, r2, r7, r9, fp, sp, pc} │ │ │ │ + strtmi r2, [r9], -r1, lsl #4 │ │ │ │ + @ instruction: 0xf7fb2702 │ │ │ │ + @ instruction: 0xf7fffbeb │ │ │ │ + stmibvs fp!, {r0, r3, r5, r6, r8, r9, fp, ip, sp, pc}^ │ │ │ │ + @ instruction: 0xf47f2b00 │ │ │ │ + @ instruction: 0xf7ffaa7a │ │ │ │ + ldmdami r5!, {r1, r3, r5, r7, r8, r9, fp, ip, sp, pc}^ │ │ │ │ + @ instruction: 0xf0084478 │ │ │ │ + rsbvs pc, r8, #765952 @ 0xbb000 │ │ │ │ + stmiblt r3!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + @ instruction: 0xf5a64b72 │ │ │ │ + stcls 8, cr7, [sl], {142} @ 0x8e │ │ │ │ + movwls r4, #62587 @ 0xf47b │ │ │ │ + movteq pc, #24845 @ 0x610d @ │ │ │ │ + blge 56b94c <__time64@plt+0x56a104> │ │ │ │ + ldmib sp, {r0, r2, r3, r8, r9, ip, pc}^ │ │ │ │ + stmdals fp, {r2, r3, r8, sp} │ │ │ │ + blx fe9c4d18 <__time64@plt+0xfe9c34d0> │ │ │ │ + @ instruction: 0xf43f2800 │ │ │ │ + stmdals pc, {r0, r1, r3, r4, r7, r8, sl, fp, sp, pc} @ │ │ │ │ + @ instruction: 0xff1cf003 │ │ │ │ + ldrdcc pc, [r0], -r8 │ │ │ │ + smlabble r2, r3, r2, r4 │ │ │ │ + svceq 0x0000f1b9 │ │ │ │ + andcs sp, r0, #51 @ 0x33 │ │ │ │ + andcs r2, r2, r1, lsl #2 │ │ │ │ + stc 7, cr15, [ip, #-1000]! @ 0xfffffc18 │ │ │ │ + bleq 43410 <__time64@plt+0x41bc8> │ │ │ │ + stcge 6, cr15, [r8, #1020] @ 0x3fc │ │ │ │ + andcs r2, r9, #4, 6 @ 0x10000000 │ │ │ │ + movwls r2, #257 @ 0x101 │ │ │ │ + msreq CPSR_, #164, 2 @ 0x29 │ │ │ │ + ldc 7, cr15, [r4], {250} @ 0xfa │ │ │ │ + stmib r4, {r8, r9, sp}^ │ │ │ │ + @ instruction: 0xf5a63301 │ │ │ │ + svcne 0x00217395 │ │ │ │ + @ instruction: 0xf04f4658 │ │ │ │ + ldmdahi sl, {r1, sl, fp} │ │ │ │ + orrvc pc, r2, #696254464 @ 0x29800000 │ │ │ │ + subshi fp, sl, r2, asr sl │ │ │ │ + ldrdcs pc, [r0], -r8 │ │ │ │ + andgt pc, r0, r3, lsr #17 │ │ │ │ + subsvs fp, sl, r2, lsl sl │ │ │ │ + @ instruction: 0xf7fa2210 │ │ │ │ + stmdacs r0, {r1, r4, r6, r8, sl, fp, sp, lr, pc} │ │ │ │ + ldrbmi sp, [r8], -r6, lsl #21 │ │ │ │ + stcl 7, cr15, [r0, #-1000] @ 0xfffffc18 │ │ │ │ + svceq 0x0002f1b9 │ │ │ │ + stclge 4, cr15, [r0, #-252]! @ 0xffffff04 │ │ │ │ + stmdbeq r1, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ + stmdami fp, {r0, r3, r4, r5, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ + @ instruction: 0xf0034478 │ │ │ │ + @ instruction: 0xf8c8fedd │ │ │ │ + strb r0, [r4, r0] │ │ │ │ + movwcs r9, #2313 @ 0x909 │ │ │ │ + bvs ff22b9c0 <__time64@plt+0xff22a178> │ │ │ │ + @ instruction: 0xf0016b2a │ │ │ │ + strmi pc, [r6], -sp, lsl #28 │ │ │ │ + stmdals r9, {r0, r1, r2, r4, r6, sl, sp, lr, pc} │ │ │ │ + ldrbtcc pc, [pc], pc, asr #32 @ │ │ │ │ + movteq pc, #33029 @ 0x8105 @ │ │ │ │ + subeq pc, r4, #1073741825 @ 0x40000001 │ │ │ │ + @ instruction: 0xf0009600 │ │ │ │ + stmdacs r0, {r0, r3, r5, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdals r9, {r0, r3, r8, r9, fp, ip, lr, pc} │ │ │ │ + @ instruction: 0xf7fb4629 │ │ │ │ + ldrt pc, [ip], #-3415 @ 0xfffff2a9 @ │ │ │ │ + ldrb r4, [r7], #-1944 @ 0xfffff868 │ │ │ │ + blx fc2e14 <__time64@plt+0xfc15cc> │ │ │ │ + blmi bfff48 <__time64@plt+0xbfe700> │ │ │ │ + stmdals r9, {r0, r1, r2, r4, r5, r9, sl, lr} │ │ │ │ + andcc pc, r3, fp, asr r8 @ │ │ │ │ + @ instruction: 0xf7fc6b59 │ │ │ │ + @ instruction: 0xf7fffd25 │ │ │ │ + ldmdbmi r4!, {r1, r2, r3, r4, r5, r8, r9, fp, ip, sp, pc} │ │ │ │ + ldrbtmi r9, [r9], #-2057 @ 0xfffff7f7 │ │ │ │ + tstls r0, r9, asr #16 │ │ │ │ + @ instruction: 0xf0006ba9 │ │ │ │ + stmdacs r0, {r0, r1, r3, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + blls 27daf0 <__time64@plt+0x27c2a8> │ │ │ │ + @ instruction: 0x07586a5b │ │ │ │ + blge 4424 <__time64@plt+0x2bdc> │ │ │ │ + cmplt r2, sl, ror #24 │ │ │ │ + vnmlsvs.f64 d9, d9, d9 │ │ │ │ + ldrdcc pc, [r0], r1 │ │ │ │ + @ instruction: 0xf8d1b1d3 │ │ │ │ + @ instruction: 0xb1a80084 │ │ │ │ + stmiavs fp!, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ + @ instruction: 0xf47f2b00 │ │ │ │ + mcrcs 12, 0, sl, cr0, cr6, {1} │ │ │ │ + blge ffc83f48 <__time64@plt+0xffc82700> │ │ │ │ + ldrtmi r4, [r7], -r4, lsr #18 │ │ │ │ + ldrbtmi r9, [r9], #-2057 @ 0xfffff7f7 │ │ │ │ + ldc2l 7, cr15, [ip], #1008 @ 0x3f0 │ │ │ │ + bllt 584e58 <__time64@plt+0x583610> │ │ │ │ + bvs 16eda84 <__time64@plt+0x16ec23c> │ │ │ │ + strbtle r0, [ip], #1882 @ 0x75a │ │ │ │ + bllt ff804e64 <__time64@plt+0xff80361c> │ │ │ │ + @ instruction: 0xe7e74610 │ │ │ │ + @ instruction: 0xf0084610 │ │ │ │ + @ instruction: 0xe7e4f9ff │ │ │ │ + bvs 16eda9c <__time64@plt+0x16ec254> │ │ │ │ + ldrble r0, [r5], #1883 @ 0x75b │ │ │ │ + blcs 2112c <__time64@plt+0x1f8e4> │ │ │ │ + ldrtmi sp, [r7], -r4, ror #1 │ │ │ │ + blt 4e84 <__time64@plt+0x363c> │ │ │ │ + stmdals r9, {r1, r2, r4, r8, fp, lr} │ │ │ │ + @ instruction: 0xf7fc4479 │ │ │ │ + @ instruction: 0xf7fffcdf │ │ │ │ + stmdals r9, {r3, r4, r5, r6, r7, r9, fp, ip, sp, pc} │ │ │ │ + strtmi r2, [r9], -r1, lsl #4 │ │ │ │ + @ instruction: 0xf7fb2705 │ │ │ │ + @ instruction: 0xf7fffb0f │ │ │ │ + svclt 0x0000ba8d │ │ │ │ + ldrdeq sp, [r0], -ip │ │ │ │ + andeq lr, r0, r4, lsr r6 │ │ │ │ + ldrdeq sl, [r0], -r6 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq sl, r0, sl, asr #13 │ │ │ │ + andeq sl, r0, ip, asr #14 │ │ │ │ + andeq sl, r0, r0, lsl r7 │ │ │ │ + ldrdeq sl, [r0], -r4 │ │ │ │ + strdeq sl, [r0], -ip │ │ │ │ + andeq sp, r0, lr, ror #7 │ │ │ │ + andeq r9, r0, r0, asr #22 │ │ │ │ + andeq r9, r0, r8, asr #28 │ │ │ │ + @ instruction: 0x00009db4 │ │ │ │ + strdeq sp, [r0], -lr │ │ │ │ + andeq sl, r0, sl, asr #6 │ │ │ │ + andeq sl, r0, ip, ror #5 │ │ │ │ + svcmi 0x00f0e92d │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + svceq 0x00d0f8cc │ │ │ │ + movwcs fp, #4227 @ 0x1083 │ │ │ │ + strmi r2, [r4], -r0, lsl #18 │ │ │ │ + @ instruction: 0xf04fbfd4 │ │ │ │ + @ instruction: 0xf04f0a00 │ │ │ │ + b 849710 <__time64@plt+0x847ec8> │ │ │ │ + ldrmi r7, [sp], -r1, ror #19 │ │ │ │ + movwls r4, #5787 @ 0x169b │ │ │ │ + bls 59bfc <__time64@plt+0x583b4> │ │ │ │ + @ instruction: 0xf102447b │ │ │ │ + ldmdavs lr, {r0, r1, r2, r3, r4, r5, r6, r7, fp, ip, sp}^ │ │ │ │ + eorsle r2, r6, r0, lsl #28 │ │ │ │ + tstlt pc, #3520 @ 0xdc0 │ │ │ │ + stmdacs r0, {r3, r4, r5, r6, r8, r9, fp, sp, lr} │ │ │ │ + @ instruction: 0xf7fadb0a │ │ │ │ + blvs 1e81a74 <__time64@plt+0x1e8022c> │ │ │ │ + eoreq pc, r0, r4, asr r8 @ │ │ │ │ + andseq pc, pc, #1 │ │ │ │ + vpmax.s8 d15, d2, d5 │ │ │ │ + @ instruction: 0xd12a4202 │ │ │ │ + svccs 0x0000683f │ │ │ │ + ldcvs 1, cr13, [r7, #-952]! @ 0xfffffc48 │ │ │ │ + blvs fee3356c <__time64@plt+0xfee31d24> │ │ │ │ + blle 290f54 <__time64@plt+0x28f70c> │ │ │ │ + b fef44f40 <__time64@plt+0xfef436f8> │ │ │ │ + @ instruction: 0xf8546bb9 │ │ │ │ + @ instruction: 0xf0010020 │ │ │ │ + blx 1477e0 <__time64@plt+0x145f98> │ │ │ │ + andmi pc, r2, #536870912 @ 0x20000000 │ │ │ │ + ldmdavs pc!, {r1, r2, r4, r5, r8, ip, lr, pc} @ │ │ │ │ + mvnle r2, r0, lsl #30 │ │ │ │ + stmdacs r0, {r4, r5, r6, sl, fp, sp, lr} │ │ │ │ + @ instruction: 0xf7fadb0a │ │ │ │ + @ instruction: 0x6c72eaac │ │ │ │ + eorne pc, r0, r4, asr r8 @ │ │ │ │ + tstpeq pc, #2 @ p-variant is OBSOLETE │ │ │ │ + vpmax.u8 d15, d3, d5 │ │ │ │ + @ instruction: 0xd12a420b │ │ │ │ + mcrcs 8, 0, r6, cr0, cr6, {7} │ │ │ │ + strbmi sp, [r0], -r8, asr #3 │ │ │ │ + pop {r0, r1, ip, sp, pc} │ │ │ │ + @ instruction: 0x46088ff0 │ │ │ │ + b fe644f88 <__time64@plt+0xfe643740> │ │ │ │ + @ instruction: 0x46036b79 │ │ │ │ + @ instruction: 0xf0014630 │ │ │ │ + @ instruction: 0xf854061f │ │ │ │ + blx 2cf03c <__time64@plt+0x2cd7f4> │ │ │ │ + b 8c47cc <__time64@plt+0x8c2f84> │ │ │ │ + @ instruction: 0xf8440206 │ │ │ │ + @ instruction: 0xf7fe2023 │ │ │ │ + blls 86bbc <__time64@plt+0x85374> │ │ │ │ + strbmi r4, [fp, #-1688] @ 0xfffff968 │ │ │ │ + movwcs fp, #4020 @ 0xfb4 │ │ │ │ + movweq pc, #4106 @ 0x100a @ │ │ │ │ + mvnle r2, r0, lsl #22 │ │ │ │ + movwcc r9, #6913 @ 0x1b01 │ │ │ │ + ldr r9, [sp, r1, lsl #6] │ │ │ │ + @ instruction: 0xf7fa4608 │ │ │ │ + blvs fee819c8 <__time64@plt+0xfee80180> │ │ │ │ + @ instruction: 0x4610e7df │ │ │ │ + b 1d44fd0 <__time64@plt+0x1d43788> │ │ │ │ + @ instruction: 0x46036c71 │ │ │ │ + @ instruction: 0xf0014630 │ │ │ │ + blx 147870 <__time64@plt+0x146028> │ │ │ │ + @ instruction: 0xf854f602 │ │ │ │ + ldrb r2, [sl, r3, lsr #32] │ │ │ │ + andeq lr, r0, r8, ror #2 │ │ │ │ + svcmi 0x00f0e92d │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + svceq 0x0038f8cc │ │ │ │ + bicspl pc, r3, #68, 12 @ 0x4400000 │ │ │ │ + msreq SPSR_x, #268435468 @ 0x1000000c │ │ │ │ + strbne r4, [r7, r5, lsl #12] │ │ │ │ + vst2.8 {d18-d19}, [pc], r0 │ │ │ │ + @ instruction: 0x468b727a │ │ │ │ + blx fe0d94e6 <__time64@plt+0xfe0d7c9e> │ │ │ │ + stmdami pc!, {r0, r2, r8, r9} @ │ │ │ │ + ldrbtmi fp, [r8], #-169 @ 0xffffff57 │ │ │ │ + bl ff1f283c <__time64@plt+0xff1f0ff4> │ │ │ │ + svclt 0x00b817a3 │ │ │ │ + stcge 6, cr2, [r7], {-0} │ │ │ │ + b 13dd144 <__time64@plt+0x13db8fc> │ │ │ │ + blx a5be2 <__time64@plt+0xa439a> │ │ │ │ + stmdavs r9, {r0, r1, r2, r4, fp, ip, lr} │ │ │ │ + @ instruction: 0xf04f9127 │ │ │ │ + blx 87452 <__time64@plt+0x85c0a> │ │ │ │ + b 1405074 <__time64@plt+0x140382c> │ │ │ │ + and r7, lr, r8, ror #19 │ │ │ │ + strtmi r2, [r1], -r0, lsl #6 │ │ │ │ + vst1.8 {d20-d22}, [pc :64], sl │ │ │ │ + strls r6, [r0], -r0, lsl #1 │ │ │ │ + b fe7c5050 <__time64@plt+0xfe7c3808> │ │ │ │ + ble 8d106c <__time64@plt+0x8cf824> │ │ │ │ + b ffbc5058 <__time64@plt+0xffbc3810> │ │ │ │ + blcs 121080 <__time64@plt+0x11f838> │ │ │ │ + tstcs r0, r7, lsr #2 │ │ │ │ + strtmi r2, [r0], -r0, lsl #5 │ │ │ │ + svclt 0x00a42d00 │ │ │ │ + bvc c17b8 <__time64@plt+0xbff70> │ │ │ │ + stmdbhi r4, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ + bl 645074 <__time64@plt+0x64382c> │ │ │ │ + andcs r4, r0, r1, lsr #12 │ │ │ │ + blx 1745082 <__time64@plt+0x174383a> │ │ │ │ + bicsle r2, pc, r0, lsl #16 │ │ │ │ + bmi 50f09c <__time64@plt+0x50d854> │ │ │ │ + ldrbtmi r4, [sl], #-2833 @ 0xfffff4ef │ │ │ │ + ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ + subsmi r9, sl, r7, lsr #22 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + eorlt sp, r9, r2, lsl r1 │ │ │ │ + svchi 0x00f0e8bd │ │ │ │ + @ instruction: 0xf1bbd0f0 │ │ │ │ + blle ffb8acbc <__time64@plt+0xffb89474> │ │ │ │ + @ instruction: 0x46204659 │ │ │ │ + @ instruction: 0xff12f7ff │ │ │ │ + blmi 2c106c <__time64@plt+0x2bf824> │ │ │ │ + ldmvs fp, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ + andcs fp, r1, r3, lsr #18 │ │ │ │ + b fe9450bc <__time64@plt+0xfe943874> │ │ │ │ + ldmib r8, {r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldrbtmi r4, [r8], #-2054 @ 0xfffff7fa │ │ │ │ + b 2c50c8 <__time64@plt+0x2c3880> │ │ │ │ + svclt 0x0000e7f5 │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + andeq ip, r0, sl, asr #27 │ │ │ │ + andeq ip, r0, sl, asr sp │ │ │ │ + andeq ip, r0, r4, asr #30 │ │ │ │ + andeq sl, r0, sl, lsr #3 │ │ │ │ + vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ + bl feb5e300 <__time64@plt+0xfeb5cab8> │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ + stcmi 15, cr0, [r6, #-384]! @ 0xfffffe80 │ │ │ │ + blmi 9b339c <__time64@plt+0x9b1b54> │ │ │ │ + ldrbtmi sl, [sp], #-3075 @ 0xfffff3fd │ │ │ │ + smlabbcs r0, r0, r2, r2 │ │ │ │ + strcs r4, [r0], -r0, lsr #12 │ │ │ │ + ldrtmi r5, [r5], -fp, ror #17 │ │ │ │ + @ instruction: 0x9323681b │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + b ff2c5110 <__time64@plt+0xff2c38c8> │ │ │ │ + tstle pc, r5 │ │ │ │ + smlabbcs r0, r0, r2, r2 │ │ │ │ + @ instruction: 0xf7fa4620 │ │ │ │ + strtmi lr, [r1], -r4, asr #21 │ │ │ │ + @ instruction: 0xf7fb2000 │ │ │ │ + bicslt pc, r8, r7, lsl #22 │ │ │ │ + strtmi r2, [r1], -r0, lsl #6 │ │ │ │ + vst1.8 {d20-d22}, [pc :64], sl │ │ │ │ + strls r6, [r0, #-128] @ 0xffffff80 │ │ │ │ + b ac5138 <__time64@plt+0xac38f0> │ │ │ │ + ble ffa91154 <__time64@plt+0xffa8f90c> │ │ │ │ + b 1ec5140 <__time64@plt+0x1ec38f8> │ │ │ │ + blcs 121168 <__time64@plt+0x11f920> │ │ │ │ + blmi 4bb4f8 <__time64@plt+0x4b9cb0> │ │ │ │ + ldmvs fp, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ + @ instruction: 0x2001b9bb │ │ │ │ + b 1645154 <__time64@plt+0x164390c> │ │ │ │ + strtmi r2, [r0], -r0, lsl #2 │ │ │ │ + mrc2 7, 5, pc, cr10, cr15, {7} │ │ │ │ + ldrb r4, [r9, r6, lsl #8] │ │ │ │ + blmi 2999ac <__time64@plt+0x298164> │ │ │ │ + ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ + blls 8e11ec <__time64@plt+0x8df9a4> │ │ │ │ + @ instruction: 0xf04f405a │ │ │ │ + mrsle r0, LR_svc │ │ │ │ + eorlt r4, r4, r0, lsr r6 │ │ │ │ + @ instruction: 0xf7fabd70 │ │ │ │ + stmdami r6, {r1, r3, r4, r5, r6, r8, fp, sp, lr, pc} │ │ │ │ + @ instruction: 0xf7fa4478 │ │ │ │ + strb lr, [r2, ip, lsr #19]! │ │ │ │ + andeq ip, r0, sl, ror #25 │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + andeq ip, r0, ip, lsr #29 │ │ │ │ + andeq ip, r0, ip, ror ip │ │ │ │ + andeq sl, r0, r0, lsl #2 │ │ │ │ + ldrbtmi r4, [fp], #-2818 @ 0xfffff4fe │ │ │ │ + streq pc, [r8], #-2259 @ 0xfffff72d │ │ │ │ + svclt 0x00004770 │ │ │ │ + andeq sp, r0, sl, asr #29 │ │ │ │ + ldrbtmi r4, [fp], #-2818 @ 0xfffff4fe │ │ │ │ + streq pc, [ip], #-2259 @ 0xfffff72d │ │ │ │ + svclt 0x00004770 │ │ │ │ + @ instruction: 0x0000deba │ │ │ │ + ldrblt fp, [r8, #768]! @ 0x300 │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + svceq 0x00e8f8cc │ │ │ │ + strmi r6, [r4], -r6, lsl #28 │ │ │ │ + @ instruction: 0x460fb19e │ │ │ │ + ldmdblt fp, {r0, r2, r4, r9, sl, lr} │ │ │ │ + andsne lr, r1, #3244032 @ 0x318000 │ │ │ │ + ldcllt 0, cr2, [r8] │ │ │ │ + ldrtvs r4, [r2], #1552 @ 0x610 │ │ │ │ + @ instruction: 0xf808f008 │ │ │ │ + teqlt r0, r0, ror r4 │ │ │ │ + strtmi r6, [sl], -r3, lsr #28 │ │ │ │ + mrrcvs 6, 3, r4, r8, cr9 │ │ │ │ + ldmdb r0, {r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf04fe7f0 │ │ │ │ + ldcllt 0, cr3, [r8, #1020]! @ 0x3fc │ │ │ │ + rscscc pc, pc, pc, asr #32 │ │ │ │ + svclt 0x00004770 │ │ │ │ + cdpvs 1, 0, cr11, cr3, cr8, {1} │ │ │ │ + andcs fp, r0, fp, lsl r1 │ │ │ │ + eorne lr, r0, #3194880 @ 0x30c000 │ │ │ │ + @ instruction: 0xf04f4770 │ │ │ │ + @ instruction: 0x477030ff │ │ │ │ + vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ + bl feb5e43c <__time64@plt+0xfeb5cbf4> │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ + stcmi 15, cr0, [r7], {248} @ 0xf8 │ │ │ │ + @ instruction: 0xf950f002 │ │ │ │ + stc2 0, cr15, [r6, #-8] │ │ │ │ + @ instruction: 0xf8d4447c │ │ │ │ + @ instruction: 0xb120040c │ │ │ │ + @ instruction: 0xf80cf008 │ │ │ │ + @ instruction: 0xf8c42300 │ │ │ │ + ldclt 4, cr3, [r0, #-48] @ 0xffffffd0 │ │ │ │ + andeq sp, r0, r4, lsr lr │ │ │ │ + svclt 0x00cef007 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andcs r4, r1, #2048 @ 0x800 │ │ │ │ + andsvs r4, sl, fp, ror r4 │ │ │ │ + svclt 0x00004770 │ │ │ │ + andeq r1, r1, ip, lsr #4 │ │ │ │ + vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ + bl feb5e484 <__time64@plt+0xfeb5cc3c> │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ + ldcmi 15, cr0, [r0], {240} @ 0xf0 │ │ │ │ + andcs r2, sp, r1, lsl #2 │ │ │ │ + @ instruction: 0xf7fa447c │ │ │ │ + movwcs lr, #2268 @ 0x8dc │ │ │ │ + @ instruction: 0xf7fb6023 │ │ │ │ + stmdblt r0, {r0, r2, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0x4625bd38 │ │ │ │ + ldrbtmi r4, [fp], #-2826 @ 0xfffff4f6 │ │ │ │ + svccc 0x0004f845 │ │ │ │ + @ instruction: 0xf7fa1d28 │ │ │ │ + @ instruction: 0xf04fea38 │ │ │ │ + @ instruction: 0xf1045300 │ │ │ │ + @ instruction: 0x46290290 │ │ │ │ + addcc pc, r8, r4, asr #17 │ │ │ │ + pop {r1, r3, sp} │ │ │ │ + @ instruction: 0xf7fa4038 │ │ │ │ + svclt 0x0000b921 │ │ │ │ + andeq r1, r1, ip, lsl #4 │ │ │ │ + @ instruction: 0xffffffc3 │ │ │ │ + vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ + bl feb5e4dc <__time64@plt+0xfeb5cc94> │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ + @ instruction: 0xf7fb0ff0 │ │ │ │ + stmdblt r0, {r0, r5, r6, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ + stcmi 13, cr11, [lr], {112} @ 0x70 │ │ │ │ + ldrbtmi r2, [ip], #-768 @ 0xfffffd00 │ │ │ │ + @ instruction: 0x6090f8d4 │ │ │ │ + @ instruction: 0xf7fb6023 │ │ │ │ + stmdacs r0, {r0, r1, r2, r4, r6, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0x4625d0f4 │ │ │ │ + svcvs 0x0004f845 │ │ │ │ + @ instruction: 0xf7fa1d28 │ │ │ │ + @ instruction: 0xf04fea0c │ │ │ │ + @ instruction: 0xf1045300 │ │ │ │ + @ instruction: 0x46290290 │ │ │ │ + addcc pc, r8, r4, asr #17 │ │ │ │ + pop {r1, r3, sp} │ │ │ │ + @ instruction: 0xf7fa4070 │ │ │ │ + svclt 0x0000b8f5 │ │ │ │ + andeq r1, r1, lr, lsr #3 │ │ │ │ + ldrbtmi r4, [fp], #-2819 @ 0xfffff4fd │ │ │ │ + @ instruction: 0x211cf8d3 │ │ │ │ + tstpeq ip, r3, asr #17 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x47704610 │ │ │ │ + andeq r1, r1, r2, ror r1 │ │ │ │ + ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ + svclt 0x00004770 │ │ │ │ + andeq r1, r1, r2, lsl #5 │ │ │ │ + @ instruction: 0xf04f4906 │ │ │ │ + bmi 18a350 <__time64@plt+0x188b08> │ │ │ │ + ldrbtmi r4, [sl], #-1145 @ 0xfffffb87 │ │ │ │ + ldrdcc pc, [r0, -r1]! │ │ │ │ + andgt pc, r0, r2, lsl #17 │ │ │ │ + @ instruction: 0xf8c14403 │ │ │ │ + ldrbmi r3, [r0, -r0, lsr #2]! │ │ │ │ + andeq r1, r1, ip, asr #2 │ │ │ │ + andeq r1, r1, lr, ror #4 │ │ │ │ + svcmi 0x00f0e92d │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ + blhi c282c <__time64@plt+0xc0fe4> │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + cdpeq 8, 8, cr15, cr8, cr12, {6} │ │ │ │ + stmibmi lr, {r2, r3, r9, sl, lr}^ │ │ │ │ + bmi ff398dc8 <__time64@plt+0xff397580> │ │ │ │ + sbcslt r4, r3, r9, ror r4 │ │ │ │ + svclt 0x00cc2b00 │ │ │ │ + strcs r2, [r1, -r0, lsl #14] │ │ │ │ + b 15dd5c0 <__time64@plt+0x15dbd78> │ │ │ │ + ldmdavs r2, {r2, r4, r6, r7, r8, r9, sl, ip, sp, lr} │ │ │ │ + @ instruction: 0xf04f9251 │ │ │ │ + bmi ff207ba4 <__time64@plt+0xff20635c> │ │ │ │ + @ instruction: 0xf04f9305 │ │ │ │ + ldrbtmi r0, [sl], #-769 @ 0xfffffcff │ │ │ │ + andsvs r9, r3, r2 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + andcc pc, r0, r8, lsl #17 │ │ │ │ + @ instruction: 0xf7ffd164 │ │ │ │ + blls c713c <__time64@plt+0xc58f4> │ │ │ │ + @ instruction: 0xf0002b00 │ │ │ │ + cdpvs 1, 1, cr8, cr9, cr7, {0} │ │ │ │ + @ instruction: 0x463a4618 │ │ │ │ + @ instruction: 0xf878f7fb │ │ │ │ + tstcs r3, sl, lsr r6 │ │ │ │ + strtmi r4, [r0], -r5, lsl #12 │ │ │ │ + stmia sl!, {r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + vst4.8 {d18,d20,d22,d24}, [r0], r4 │ │ │ │ + strmi r6, [r3], r0, lsl #4 │ │ │ │ + @ instruction: 0xf7fa4620 │ │ │ │ + blls 18177c <__time64@plt+0x17ff34> │ │ │ │ + @ instruction: 0xf0002b01 │ │ │ │ + blls 17a794c <__time64@plt+0x17a6104> │ │ │ │ + @ instruction: 0xf8df2700 │ │ │ │ + @ instruction: 0xf8df92d0 │ │ │ │ + blcs 2ff40 <__time64@plt+0x2e6f8> │ │ │ │ + ldrbtmi r4, [r9], #2739 @ 0xab3 │ │ │ │ + blge 3187f0 <__time64@plt+0x316fa8> │ │ │ │ + movwls r4, #29818 @ 0x747a │ │ │ │ + svclt 0x00b89208 │ │ │ │ + strls r2, [r3, #-768] @ 0xfffffd00 │ │ │ │ + bl 22c028 <__time64@plt+0x22a7e0> │ │ │ │ + movwcs r0, #1287 @ 0x507 │ │ │ │ + strtmi r2, [r9], -r1, lsl #4 │ │ │ │ + @ instruction: 0xf7fa4620 │ │ │ │ + @ instruction: 0xf8d9e9f6 │ │ │ │ + ldmiblt fp!, {ip, sp} │ │ │ │ + andle r1, lr, r2, asr #24 │ │ │ │ + eorsle r2, sl, r0, lsl #16 │ │ │ │ + ldclne 8, cr7, [lr], #-172 @ 0xffffff54 │ │ │ │ + blcs 294840 <__time64@plt+0x292ff8> │ │ │ │ + mrshi pc, (UNDEF: 14) @ │ │ │ │ + blcc 6e058 <__time64@plt+0x6c810> │ │ │ │ + vqsub.u8 d20, d16, d19 │ │ │ │ + @ instruction: 0x463780f5 │ │ │ │ + @ instruction: 0xf7fae7e5 │ │ │ │ + stmdavs r3, {r1, r2, r3, r4, r5, r6, r7, fp, sp, lr, pc} │ │ │ │ + svclt 0x00182b0b │ │ │ │ + eorsle r2, lr, r3, ror fp │ │ │ │ + tstcs r4, sl, asr r6 │ │ │ │ + stcls 6, cr4, [r3, #-128] @ 0xffffff80 │ │ │ │ + stmia r4!, {r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + blcs 2e074 <__time64@plt+0x2c82c> │ │ │ │ + sbcshi pc, r0, r0 │ │ │ │ + @ instruction: 0x462a6e19 │ │ │ │ + @ instruction: 0xf7fb4618 │ │ │ │ + @ instruction: 0xf7fff823 │ │ │ │ + movwcs pc, #3883 @ 0xf2b @ │ │ │ │ + andcc pc, r0, r8, lsl #17 │ │ │ │ + ldrbcc pc, [pc, pc, asr #32]! @ │ │ │ │ + blmi fe359ed4 <__time64@plt+0xfe35868c> │ │ │ │ + ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ + blls 14614fc <__time64@plt+0x145fcb4> │ │ │ │ + @ instruction: 0xf04f405a │ │ │ │ + @ instruction: 0xf0400300 │ │ │ │ + ldrtmi r8, [r8], -r6, lsl #2 │ │ │ │ + ldc 0, cr11, [sp], #332 @ 0x14c │ │ │ │ + pop {r1, r8, r9, fp, pc} │ │ │ │ + stcls 15, cr8, [r3, #-960] @ 0xfffffc40 │ │ │ │ + @ instruction: 0x4620465a │ │ │ │ + @ instruction: 0xf7fa2104 │ │ │ │ + blls c16b0 <__time64@plt+0xbfe68> │ │ │ │ + @ instruction: 0xf0002b00 │ │ │ │ + blls a7878 <__time64@plt+0xa6030> │ │ │ │ + @ instruction: 0x462a6e19 │ │ │ │ + @ instruction: 0xf7fa9802 │ │ │ │ + @ instruction: 0xf7fffffb │ │ │ │ + ldclne 15, cr15, [fp], #-12 │ │ │ │ + movwcs sp, #213 @ 0xd5 │ │ │ │ + andcc pc, r7, r8, lsl #16 │ │ │ │ + @ instruction: 0xf004e7d6 │ │ │ │ + stmib sp, {r0, r1, r2, r3, r4, r8, r9}^ │ │ │ │ + movwls r8, #26377 @ 0x6709 │ │ │ │ + svcls 0x005eab31 │ │ │ │ + @ instruction: 0xf8ddae11 │ │ │ │ + @ instruction: 0xf8cd8020 │ │ │ │ + ldrmi r9, [r9], ip, lsr #32 │ │ │ │ + blhi 1c02b74 <__time64@plt+0x1c0132c> │ │ │ │ + blle 1530fc <__time64@plt+0x1518b4> │ │ │ │ + ldrbne r9, [fp, r7, lsl #20]! │ │ │ │ + subsvs r6, r3, r7, lsl r0 │ │ │ │ + blhi c2b10 <__time64@plt+0xc12c8> │ │ │ │ + smlabbcs r0, r0, r2, r2 │ │ │ │ + strcs r4, [r1, #-1584] @ 0xfffff9d0 │ │ │ │ + ldm r4, {r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + @ instruction: 0xf7f94620 │ │ │ │ + blls 1c348c <__time64@plt+0x1c1c44> │ │ │ │ + smlabbcs r0, r0, r2, r2 │ │ │ │ + @ instruction: 0xf856409d │ │ │ │ + @ instruction: 0x432b3020 │ │ │ │ + eorcc pc, r0, r6, asr #16 │ │ │ │ + @ instruction: 0xf7fa4648 │ │ │ │ + @ instruction: 0xf8d8e8c6 │ │ │ │ + @ instruction: 0xb123311c │ │ │ │ + ldrbtmi r4, [fp], #-2919 @ 0xfffff499 │ │ │ │ + blcs 215ac <__time64@plt+0x1fd64> │ │ │ │ + blls 13bafc <__time64@plt+0x13a2b4> │ │ │ │ + movwls r4, #1610 @ 0x64a │ │ │ │ + movwcs r4, #1585 @ 0x631 │ │ │ │ + addvs pc, r0, pc, asr #8 │ │ │ │ + stmda r8!, {r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldrdcc pc, [r0], -sl │ │ │ │ + svclt 0x00cc2800 │ │ │ │ + andcs r2, r1, r0 │ │ │ │ + svclt 0x00182b00 │ │ │ │ + andeq pc, r1, r0, asr #32 │ │ │ │ + ldrbmi fp, [sl], -r8, ror #2 │ │ │ │ + tstcs r4, r0, lsr #12 │ │ │ │ + @ instruction: 0xf8dd9d03 │ │ │ │ + @ instruction: 0xf7fa8024 │ │ │ │ + blls c15ec <__time64@plt+0xbfda4> │ │ │ │ + suble r2, r7, r0, lsl #22 │ │ │ │ + ldrbcc pc, [pc, pc, asr #32]! @ │ │ │ │ + @ instruction: 0x4620e79b │ │ │ │ + svc 0x00a2f7f9 │ │ │ │ + eorcc pc, r0, r6, asr r8 @ │ │ │ │ + tstle sl, sp, lsl r0 │ │ │ │ + @ instruction: 0x311cf8da │ │ │ │ + adcle r2, sp, r0, lsl #22 │ │ │ │ + ldrbtmi r4, [fp], #-2895 @ 0xfffff4b1 │ │ │ │ + blcs 21610 <__time64@plt+0x1fdc8> │ │ │ │ + andcs sp, r1, r8, lsr #1 │ │ │ │ + mcr2 7, 6, pc, cr14, cr15, {7} @ │ │ │ │ + strbmi r4, [sl], -fp, lsr #12 │ │ │ │ + @ instruction: 0x46284631 │ │ │ │ + @ instruction: 0xf9a6f005 │ │ │ │ + ldrtmi r4, [r0], -r9, lsr #12 │ │ │ │ + ldc2 7, cr15, [r4], {255} @ 0xff │ │ │ │ + rscscc pc, pc, pc, asr #32 │ │ │ │ + mcr2 7, 6, pc, cr0, cr15, {7} @ │ │ │ │ + ldmib sp, {r1, r2, r4, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ + @ instruction: 0xf8dd8709 │ │ │ │ + str r9, [r0, -ip, lsr #32]! │ │ │ │ + ldrtmi r9, [r2], -r2, lsl #28 │ │ │ │ + @ instruction: 0x46304631 │ │ │ │ + @ instruction: 0xff70f7fa │ │ │ │ + tstcs r3, r2, lsr r6 │ │ │ │ + strtmi r4, [r0], -r5, lsl #12 │ │ │ │ + svc 0x00e2f7f9 │ │ │ │ + vst4.8 {d18,d20,d22,d24}, [r0], r4 │ │ │ │ + strmi r6, [r3], r0, lsl #4 │ │ │ │ + @ instruction: 0xf7f94620 │ │ │ │ + blls 18356c <__time64@plt+0x181d24> │ │ │ │ + @ instruction: 0xf47f2b01 │ │ │ │ + @ instruction: 0x465aaef8 │ │ │ │ + tstcs r4, r0, lsr #12 │ │ │ │ + svc 0x00d2f7f9 │ │ │ │ + eors r9, sl, r2, lsl #30 │ │ │ │ + strtmi r9, [sl], -r2, lsl #18 │ │ │ │ + @ instruction: 0xf7fa4608 │ │ │ │ + @ instruction: 0xf7ffff53 │ │ │ │ + @ instruction: 0xe72efe5b │ │ │ │ + @ instruction: 0x464a4631 │ │ │ │ + @ instruction: 0xf0052000 │ │ │ │ + @ instruction: 0x4631f8f7 │ │ │ │ + @ instruction: 0xf7fb2000 │ │ │ │ + str pc, [r6, sp, lsl #17] │ │ │ │ + @ instruction: 0x4620465a │ │ │ │ + stcls 1, cr2, [r3, #-16] │ │ │ │ + svc 0x00b8f7f9 │ │ │ │ + ldrtmi r9, [r7], -r2, lsl #22 │ │ │ │ + @ instruction: 0xf47f2b00 │ │ │ │ + stmdbls r2, {r1, r3, r4, r5, r8, r9, sl, fp, sp, pc} │ │ │ │ + ldrtmi r4, [r7], -sl, lsr #12 │ │ │ │ + @ instruction: 0xf7fa4608 │ │ │ │ + @ instruction: 0xf7ffff35 │ │ │ │ + @ instruction: 0xe73afe3d │ │ │ │ + cdpcs 13, 0, cr9, cr1, cr3, {0} │ │ │ │ + mrcne 0, 3, sp, cr10, cr9, {0} │ │ │ │ + andne pc, r2, r8, lsl r8 @ │ │ │ │ + svclt 0x0008290d │ │ │ │ + andcc pc, r2, r8, lsl #16 │ │ │ │ + ldrtmi sp, [r7], -r0 │ │ │ │ + @ instruction: 0x4620465a │ │ │ │ + @ instruction: 0xf7f92104 │ │ │ │ + blls c34e8 <__time64@plt+0xc1ca0> │ │ │ │ + @ instruction: 0xf47f2b00 │ │ │ │ + tstcs r0, ip, lsl pc │ │ │ │ + strmi r4, [r8], -sl, lsr #12 │ │ │ │ + @ instruction: 0xff18f7fa │ │ │ │ + mcr2 7, 1, pc, cr0, cr15, {7} @ │ │ │ │ + @ instruction: 0x4637e71d │ │ │ │ + stmdbls r2, {r3, r8, r9, sl, sp, lr, pc} │ │ │ │ + @ instruction: 0x465ae711 │ │ │ │ + tstcs r4, r0, lsr #12 │ │ │ │ + svc 0x0084f7f9 │ │ │ │ + @ instruction: 0xf7f9e709 │ │ │ │ + svclt 0x0000eeee │ │ │ │ + andhi pc, r0, pc, lsr #7 │ │ │ │ + ... │ │ │ │ + andeq ip, r0, r0, ror sl │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + andeq ip, r0, r6, asr #25 │ │ │ │ + muleq r1, sl, r0 │ │ │ │ + muleq r1, r8, r0 │ │ │ │ + muleq r1, r4, r0 │ │ │ │ + andeq ip, r0, ip, ror #18 │ │ │ │ + andeq ip, r0, r6, lsr fp │ │ │ │ + ldrdeq ip, [r0], -r2 │ │ │ │ + svcmi 0x00f0e92d │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ + blhi c2ba0 <__time64@plt+0xc1358> │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + cdpeq 8, 7, cr15, cr8, cr12, {6} │ │ │ │ + sbcslt r4, r7, r5, asr #29 │ │ │ │ + ldrmi r4, [r8], r5, asr #27 │ │ │ │ + stclmi 4, cr4, [r5], {126} @ 0x7e │ │ │ │ + ldrbtmi r2, [ip], #-769 @ 0xfffffcff │ │ │ │ + stmdavs sp!, {r0, r2, r4, r5, r6, r8, fp, ip, lr} │ │ │ │ + @ instruction: 0xf04f9555 │ │ │ │ + cdpne 5, 0, cr0, cr13, cr0, {0} │ │ │ │ + vaddl.s8 q11, d0, d19 │ │ │ │ + @ instruction: 0x46068170 │ │ │ │ + @ instruction: 0x46934610 │ │ │ │ + svc 0x0084f7f9 │ │ │ │ + stmdacs r0, {r2, r9, sl, lr} │ │ │ │ + mrshi pc, (UNDEF: 66) @ │ │ │ │ + mvnscc pc, #-1073741822 @ 0xc0000002 │ │ │ │ + and r1, r1, r9, lsl r8 │ │ │ │ + mulle r4, r9, r2 │ │ │ │ + @ instruction: 0xf813461c │ │ │ │ + bcs 293340 <__time64@plt+0x291af8> │ │ │ │ + strcc sp, [r2], #-504 @ 0xfffffe08 │ │ │ │ + streq lr, [fp], #-2980 @ 0xfffff45c │ │ │ │ + ldc2 7, cr15, [sl, #1020] @ 0x3fc │ │ │ │ + @ instruction: 0xf0002e00 │ │ │ │ + cdpvs 1, 3, cr8, cr1, cr9, {0} │ │ │ │ + ldrtmi r2, [r0], -r0, lsl #4 │ │ │ │ + mrc2 7, 5, pc, cr4, cr10, {7} │ │ │ │ + mrscs r2, R11_usr │ │ │ │ + strtmi r4, [r8], -r1, lsl #13 │ │ │ │ + svc 0x0026f7f9 │ │ │ │ + strmi r2, [r7], -r4, lsl #2 │ │ │ │ + andvs pc, r0, #64, 8 @ 0x40000000 │ │ │ │ + @ instruction: 0xf7f94628 │ │ │ │ + stccs 15, cr14, [r0], {32} │ │ │ │ + teqphi r9, r0 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xf1b84aa7 │ │ │ │ + strtmi r0, [r2], r0, lsl #30 │ │ │ │ + blhi fe842e00 <__time64@plt+0xfe8415b8> │ │ │ │ + andls r4, r5, #2046820352 @ 0x7a000000 │ │ │ │ + blge 41a21c <__time64@plt+0x4189d4> │ │ │ │ + movwls r9, #41990 @ 0xa406 │ │ │ │ + svclt 0x00b8447a │ │ │ │ + andls r2, fp, #0, 6 │ │ │ │ + movwcs r9, #772 @ 0x304 │ │ │ │ + @ instruction: 0xf1ba9303 │ │ │ │ + stcle 15, cr0, [r3, #-0] │ │ │ │ + @ instruction: 0xf5ba9903 │ │ │ │ + @ instruction: 0xf04f5f80 │ │ │ │ + ldrbmi r0, [r2], -r0, lsl #6 │ │ │ │ + svclt 0x00a84459 │ │ │ │ + addpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ + @ instruction: 0xf7fa4628 │ │ │ │ + blls 181898 <__time64@plt+0x180050> │ │ │ │ + stmiblt r3, {r0, r1, r3, r4, fp, sp, lr}^ │ │ │ │ + eorsle r1, lr, r3, asr #24 │ │ │ │ + eorsle r2, r5, r0, lsl #16 │ │ │ │ + bls 1ae3dc <__time64@plt+0x1acb94> │ │ │ │ + movwls r4, #13315 @ 0x3403 │ │ │ │ + svclt 0x00cc429a │ │ │ │ + movwcs r2, #4864 @ 0x1300 │ │ │ │ + blls 1b5cac <__time64@plt+0x1b4464> │ │ │ │ + bl fe8edff0 <__time64@plt+0xfe8ec7a8> │ │ │ │ + @ instruction: 0xf1ba0a02 │ │ │ │ + ldclle 15, cr0, [fp], {0} │ │ │ │ + and r9, r4, r3, lsl #24 │ │ │ │ + stmdbvc r7, {r0, r2, r3, r4, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ + @ instruction: 0xf04f9e09 │ │ │ │ + strdcs r3, [r4, -pc] │ │ │ │ + @ instruction: 0x4628463a │ │ │ │ + mrc 7, 6, APSR_nzcv, cr6, cr9, {7} │ │ │ │ + tstlt r6, r1, lsr r6 │ │ │ │ + @ instruction: 0x464a6e31 │ │ │ │ + @ instruction: 0xf7fa4630 │ │ │ │ + @ instruction: 0xf7fffe57 │ │ │ │ + bmi fe0c6d94 <__time64@plt+0xfe0c554c> │ │ │ │ + ldrbtmi r4, [sl], #-2941 @ 0xfffff483 │ │ │ │ + ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ + subsmi r9, sl, r5, asr fp │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + rschi pc, r8, r0, asr #32 │ │ │ │ + subslt r4, r7, r0, lsr #12 │ │ │ │ + blhi c2b28 <__time64@plt+0xc12e0> │ │ │ │ + svchi 0x00f0e8bd │ │ │ │ + bls ee454 <__time64@plt+0xecc0c> │ │ │ │ + svclt 0x00cc4293 │ │ │ │ + movwcs r2, #4864 @ 0x1300 │ │ │ │ + @ instruction: 0xf7f9e7ca │ │ │ │ + stmdavs r3, {r1, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ + svclt 0x00182b0b │ │ │ │ + bicsle r2, r0, r3, ror fp │ │ │ │ + @ instruction: 0xf0052201 │ │ │ │ + stmib sp, {r0, r1, r2, r3, r4, r8, r9}^ │ │ │ │ + @ instruction: 0xac15ba0e │ │ │ │ + vpmax.u8 d15, d3, d2 │ │ │ │ + stmdbvc r7, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ + @ instruction: 0xf8ddaa35 │ │ │ │ + svcls 0x000bb028 │ │ │ │ + @ instruction: 0x9609469a │ │ │ │ + bicsmi r4, r9, #23068672 @ 0x1600000 │ │ │ │ + @ instruction: 0xf1b8910d │ │ │ │ + blle 1cb480 <__time64@plt+0x1c9c38> │ │ │ │ + mvnvc lr, #323584 @ 0x4f000 │ │ │ │ + andhi pc, r0, fp, asr #17 │ │ │ │ + andcc pc, r4, fp, asr #17 │ │ │ │ + blhi c2ebc <__time64@plt+0xc1674> │ │ │ │ + smlabbcs r0, r0, r2, r2 │ │ │ │ + @ instruction: 0xf7f94620 │ │ │ │ + addcs lr, r0, #18, 30 @ 0x48 │ │ │ │ + ldrtmi r2, [r0], -r0, lsl #2 │ │ │ │ + svc 0x000cf7f9 │ │ │ │ + @ instruction: 0xf7f94628 │ │ │ │ + blge 15c30fc <__time64@plt+0x15c18b4> │ │ │ │ + addeq lr, r0, r3, lsl #22 │ │ │ │ + @ instruction: 0x211cf8d7 │ │ │ │ + stccc 8, cr15, [r4], {80} @ 0x50 │ │ │ │ + movweq lr, #43587 @ 0xaa43 │ │ │ │ + stccc 8, cr15, [r4], {64} @ 0x40 │ │ │ │ + blmi 1633d4c <__time64@plt+0x1632504> │ │ │ │ + ldmdavs fp, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ + cmnle r5, r0, lsl #22 │ │ │ │ + ldrsbls pc, [r8, #-143] @ 0xffffff71 @ │ │ │ │ + blls 11919c <__time64@plt+0x117954> │ │ │ │ + ldrbtmi r4, [r9], #1569 @ 0x621 │ │ │ │ + vst2.8 {d25-d28}, [pc], r0 │ │ │ │ + movwcs r6, #128 @ 0x80 │ │ │ │ + mcr 7, 3, pc, cr0, cr9, {7} @ │ │ │ │ + @ instruction: 0xf8d92800 │ │ │ │ + svclt 0x00cc2000 │ │ │ │ + andcs r2, r1, r0 │ │ │ │ + svclt 0x00182a00 │ │ │ │ + andeq pc, r1, r0, asr #32 │ │ │ │ + @ instruction: 0xf47f2800 │ │ │ │ + qsub16mi sl, r8, r9 │ │ │ │ + stcl 7, cr15, [r6, #996]! @ 0x3e4 │ │ │ │ + addeq lr, r0, #13312 @ 0x3400 │ │ │ │ + ldrsbcs pc, [r4], #130 @ 0x82 @ │ │ │ │ + movweq lr, #10778 @ 0x2a1a │ │ │ │ + teqle fp, ip, lsl #6 │ │ │ │ + @ instruction: 0xf7f94628 │ │ │ │ + @ instruction: 0xf8d9eddc │ │ │ │ + @ instruction: 0xf854211c │ │ │ │ + stmdbls sp, {r5, ip, sp} │ │ │ │ + @ instruction: 0xf844400b │ │ │ │ + bcs 139ac <__time64@plt+0x12164> │ │ │ │ + blmi ffbbc4 <__time64@plt+0xffa37c> │ │ │ │ + ldmdavs fp, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ + adcle r2, r0, r0, lsl #22 │ │ │ │ + @ instruction: 0xf7ff2001 │ │ │ │ + @ instruction: 0xf8ddfd05 │ │ │ │ + @ instruction: 0x46329030 │ │ │ │ + strbmi r4, [fp], -r1, lsr #12 │ │ │ │ + @ instruction: 0xf0044648 │ │ │ │ + @ instruction: 0x4649ffdb │ │ │ │ + @ instruction: 0xf7ff4620 │ │ │ │ + @ instruction: 0xf04ffac9 │ │ │ │ + @ instruction: 0xf7ff30ff │ │ │ │ + @ instruction: 0xe78cfcf5 │ │ │ │ + @ instruction: 0x46314632 │ │ │ │ + @ instruction: 0xf7fa4630 │ │ │ │ + ldrtmi pc, [r2], -fp, lsr #27 @ │ │ │ │ + strmi r2, [r1], r3, lsl #2 │ │ │ │ + @ instruction: 0xf7f94628 │ │ │ │ + tstcs r4, lr, lsl lr │ │ │ │ + vst1.8 {d20-d22}, [r0], r7 │ │ │ │ + strtmi r6, [r8], -r0, lsl #4 │ │ │ │ + mrc 7, 0, APSR_nzcv, cr6, cr9, {7} │ │ │ │ + @ instruction: 0xf47f2c00 │ │ │ │ + strd sl, [r6], -r7 @ │ │ │ │ + stmdbvc r7, {r0, r2, r3, r4, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ + ldmib sp, {r0, r3, r9, sl, fp, ip, pc}^ │ │ │ │ + str fp, [r2, -lr, lsl #20] │ │ │ │ + ldrtmi r4, [r2], -r1, lsr #12 │ │ │ │ + @ instruction: 0xf0042000 │ │ │ │ + qasxmi pc, r1, fp @ │ │ │ │ + @ instruction: 0xf7fa2000 │ │ │ │ + @ instruction: 0xe78ffed1 │ │ │ │ + stc2l 7, cr15, [r6], #-1020 @ 0xfffffc04 │ │ │ │ + @ instruction: 0xf47f2e00 │ │ │ │ + ldrtmi sl, [r2], -ip, asr #29 │ │ │ │ + @ instruction: 0x46304631 │ │ │ │ + stc2 7, cr15, [r0, #1000] @ 0x3e8 │ │ │ │ + tstcs r3, r2, lsr r6 │ │ │ │ + strtmi r4, [r8], -r1, lsl #13 │ │ │ │ + ldcl 7, cr15, [r2, #996]! @ 0x3e4 │ │ │ │ + strmi r2, [r7], -r4, lsl #2 │ │ │ │ + andvs pc, r0, #64, 8 @ 0x40000000 │ │ │ │ + @ instruction: 0xf7f94628 │ │ │ │ + smlattcs r4, ip, sp, lr │ │ │ │ + @ instruction: 0x4628463a │ │ │ │ + @ instruction: 0xf7f92400 │ │ │ │ + strtmi lr, [r1], -r6, ror #27 │ │ │ │ + ldrtmi lr, [sl], -pc, lsl #14 │ │ │ │ + tstcs r4, r8, lsr #12 │ │ │ │ + ldcl 7, cr15, [lr, #996] @ 0x3e4 │ │ │ │ + @ instruction: 0xf04fe708 │ │ │ │ + @ instruction: 0xe70c34ff │ │ │ │ + stcl 7, cr15, [r4, #-996] @ 0xfffffc1c │ │ │ │ + andhi pc, r0, pc, lsr #7 │ │ │ │ + ... │ │ │ │ + strdeq ip, [r0], -ip @ │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + andeq ip, r0, lr, ror #18 │ │ │ │ + andeq r0, r1, r8, lsl sp │ │ │ │ + andeq r0, r1, ip, lsl #26 │ │ │ │ + ldrdeq ip, [r0], -lr │ │ │ │ + andeq ip, r0, ip, lsr #15 │ │ │ │ + andeq r0, r1, r6, asr #23 │ │ │ │ + andeq ip, r0, r0, asr #14 │ │ │ │ + svcmi 0x00f0e92d │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ + blhi c2ef0 <__time64@plt+0xc16a8> │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + cdpeq 8, 9, cr15, cr0, cr12, {6} │ │ │ │ + @ instruction: 0x46984db1 │ │ │ │ + ldrhlt r4, [r1], #193 @ 0xc1 │ │ │ │ + blmi fec58c44 <__time64@plt+0xfec573fc> │ │ │ │ + @ instruction: 0xf1b14693 │ │ │ │ + ldrbtmi r0, [fp], #-2304 @ 0xfffff700 │ │ │ │ + andeq pc, r1, #79 @ 0x4f │ │ │ │ + stmdavs r4!, {r2, r3, r5, r8, fp, ip, lr} │ │ │ │ + @ instruction: 0xf04f944f │ │ │ │ + andsvs r0, sl, r0, lsl #8 │ │ │ │ + addshi pc, r9, r0, asr #5 │ │ │ │ + svceq 0x0000f1bb │ │ │ │ + @ instruction: 0xf1b8bf18 │ │ │ │ + @ instruction: 0xf0000f00 │ │ │ │ + @ instruction: 0xf8d88092 │ │ │ │ + strmi sl, [r7], -r0 │ │ │ │ + svceq 0x0000f1ba │ │ │ │ + @ instruction: 0xf8dbd066 │ │ │ │ + ldrbmi r4, [r5], -r0 │ │ │ │ + rsble r2, r1, r0, lsl #24 │ │ │ │ + blx ffd45a92 <__time64@plt+0xffd4424a> │ │ │ │ + tstlt r7, r9, lsr r6 │ │ │ │ + andcs r6, r0, #912 @ 0x390 │ │ │ │ + @ instruction: 0xf7fa4638 │ │ │ │ + andcs pc, r0, #960 @ 0x3c0 │ │ │ │ + andls r2, r3, r3, lsl #2 │ │ │ │ + @ instruction: 0xf50a4648 │ │ │ │ + @ instruction: 0xf7f95680 │ │ │ │ + smlabbcs r4, r0, sp, lr │ │ │ │ + andvs pc, r0, #64, 8 @ 0x40000000 │ │ │ │ + strbmi r9, [r8], -r2 │ │ │ │ + ldcl 7, cr15, [r8, #-996]! @ 0xfffffc1c │ │ │ │ + @ instruction: 0xf505e008 │ │ │ │ + strtmi r4, [r0], -r0, lsr #10 │ │ │ │ + @ instruction: 0xf0074629 │ │ │ │ + @ instruction: 0x4604fbbd │ │ │ │ + rsble r2, r4, r0, lsl #16 │ │ │ │ + mvnsle r4, #1342177291 @ 0x5000000b │ │ │ │ + vst2.8 {d18-d21}, [pc], r0 │ │ │ │ + bl 11c4e0 <__time64@plt+0x11ac98> │ │ │ │ + strbmi r0, [r8], -sl, lsl #2 │ │ │ │ + mrc 7, 4, APSR_nzcv, cr4, cr9, {7} │ │ │ │ + ldrbtmi r4, [fp], #-2955 @ 0xfffff475 │ │ │ │ + blcs 21b5c <__time64@plt+0x20314> │ │ │ │ + mcrrne 1, 3, sp, r3, cr13 │ │ │ │ + stmdacs r0, {r0, r1, r3, r4, r6, ip, lr, pc} │ │ │ │ + bls bc050 <__time64@plt+0xba808> │ │ │ │ + tstcs r4, r5, lsl #12 │ │ │ │ + @ instruction: 0xf7f94648 │ │ │ │ + bls 103060 <__time64@plt+0x101818> │ │ │ │ + @ instruction: 0xf0002f00 │ │ │ │ + mrcvs 0, 1, r8, cr9, cr1, {7} │ │ │ │ + @ instruction: 0xf7fa4638 │ │ │ │ + @ instruction: 0xf7fffcd5 │ │ │ │ + @ instruction: 0x4620fbdd │ │ │ │ + tstpeq r1, sl, lsl #2 @ p-variant is OBSOLETE │ │ │ │ + blx fe4c3b42 <__time64@plt+0xfe4c22fa> │ │ │ │ + @ instruction: 0xf8002300 │ │ │ │ + @ instruction: 0xf8cb300a │ │ │ │ + @ instruction: 0xf8c80000 │ │ │ │ + bmi 1eafb34 <__time64@plt+0x1eae2ec> │ │ │ │ + ldrbtmi r4, [sl], #-2934 @ 0xfffff48a │ │ │ │ + ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ + subsmi r9, sl, pc, asr #22 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + sbcshi pc, fp, r0, asr #32 │ │ │ │ + subslt r4, r1, r8, lsr #12 │ │ │ │ + blhi c2e44 <__time64@plt+0xc15fc> │ │ │ │ + svchi 0x00f0e8bd │ │ │ │ + addpl pc, r0, pc, asr #8 │ │ │ │ + blx 16c3b7a <__time64@plt+0x16c2332> │ │ │ │ + mvnslt r4, r4, lsl #12 │ │ │ │ + strpl pc, [r0, #1103] @ 0x44f │ │ │ │ + beq 43ca4 <__time64@plt+0x4245c> │ │ │ │ + ldmib sp, {r1, r4, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ + strbmi r4, [r8], -r5, lsl #14 │ │ │ │ + tstcs r4, r2, lsl #20 │ │ │ │ + ldc 7, cr15, [ip, #-996] @ 0xfffffc1c │ │ │ │ + svccs 0x00009a03 │ │ │ │ + adchi pc, r3, r0 │ │ │ │ + @ instruction: 0x46386e39 │ │ │ │ + ldc2 7, cr15, [ip], {250} @ 0xfa │ │ │ │ + blx fe945b8a <__time64@plt+0xfe944342> │ │ │ │ + @ instruction: 0x4620b114 │ │ │ │ + blx 1bc3bb2 <__time64@plt+0x1bc236a> │ │ │ │ + @ instruction: 0xf8cb2300 │ │ │ │ + @ instruction: 0xf8c83000 │ │ │ │ + @ instruction: 0xf04f3000 │ │ │ │ + @ instruction: 0x461d33ff │ │ │ │ + strmi lr, [r2], #1989 @ 0x7c5 │ │ │ │ + strpl pc, [r0], sl, lsl #10 │ │ │ │ + @ instruction: 0xf7f9e792 │ │ │ │ + stmdavs r3, {r1, r2, r3, r6, r8, sl, fp, sp, lr, pc} │ │ │ │ + svclt 0x00182b0b │ │ │ │ + @ instruction: 0xf0402b73 │ │ │ │ + @ instruction: 0xf009808f │ │ │ │ + stmib sp, {r0, r1, r2, r3, r4, r9}^ │ │ │ │ + blge 3d97dc <__time64@plt+0x3d7f94> │ │ │ │ + mrrcls 2, 0, r9, ip, cr4 │ │ │ │ + strls sl, [r9], -pc, lsr #20 │ │ │ │ + ldc 6, cr4, [pc, #92] @ 7c30 <__time64@plt+0x63e8> │ │ │ │ + ldrmi r8, [lr], -ip, asr #22 │ │ │ │ + strge lr, [r7, #-2509] @ 0xfffff633 │ │ │ │ + svclt 0x00b82c00 │ │ │ │ + beq 43d20 <__time64@plt+0x424d8> │ │ │ │ + blge 2be800 <__time64@plt+0x2bcfb8> │ │ │ │ + ldrmi r1, [sl], r2, ror #15 │ │ │ │ + andls r9, fp, #167772160 @ 0xa000000 │ │ │ │ + blhi 343228 <__time64@plt+0x3419e0> │ │ │ │ + smlabbcs r0, r0, r2, r2 │ │ │ │ + strcs r4, [r1, #-1584] @ 0xfffff9d0 │ │ │ │ + ldcl 7, cr15, [lr, #-996] @ 0xfffffc1c │ │ │ │ + @ instruction: 0xf7f94648 │ │ │ │ + blls 142da0 <__time64@plt+0x141558> │ │ │ │ + smlabbcs r0, r0, r2, r2 │ │ │ │ + @ instruction: 0xf856409d │ │ │ │ + @ instruction: 0x432b3020 │ │ │ │ + eorcc pc, r0, r6, asr #16 │ │ │ │ + @ instruction: 0xf7f94638 │ │ │ │ + blmi 1043160 <__time64@plt+0x1041918> │ │ │ │ + @ instruction: 0xf8d3447b │ │ │ │ + @ instruction: 0xb123311c │ │ │ │ + ldrbtmi r4, [fp], #-2878 @ 0xfffff4c2 │ │ │ │ + blcs 21c9c <__time64@plt+0x20454> │ │ │ │ + @ instruction: 0xf8cdd13f │ │ │ │ + movwcs sl, #0 │ │ │ │ + ldrdge pc, [ip], #143 @ 0x8f @ │ │ │ │ + @ instruction: 0x4631463a │ │ │ │ + addvs pc, r0, pc, asr #8 │ │ │ │ + @ instruction: 0xf7f944fa │ │ │ │ + stmdacs r0, {r1, r2, r3, r5, r7, sl, fp, sp, lr, pc} │ │ │ │ + andcs fp, r0, ip, asr #31 │ │ │ │ + @ instruction: 0xf8da2001 │ │ │ │ + blcs 13c58 <__time64@plt+0x12410> │ │ │ │ + @ instruction: 0xf040bf18 │ │ │ │ + stmdacs r0, {r0} │ │ │ │ + strbmi sp, [r8], -r3, lsl #3 │ │ │ │ + ldc 7, cr15, [r4], #-996 @ 0xfffffc1c │ │ │ │ + eorcc pc, r0, r6, asr r8 @ │ │ │ │ + tstle sl, sp, lsl r0 │ │ │ │ + @ instruction: 0x311cf8da │ │ │ │ + adcsle r2, r1, r0, lsl #22 │ │ │ │ + ldrbtmi r4, [fp], #-2860 @ 0xfffff4d4 │ │ │ │ + blcs 21cec <__time64@plt+0x204a4> │ │ │ │ + andcs sp, r1, ip, lsr #1 │ │ │ │ + blx 1845c86 <__time64@plt+0x184443e> │ │ │ │ + ldrtmi r4, [sl], -fp, lsr #12 │ │ │ │ + @ instruction: 0x46284631 │ │ │ │ + cdp2 0, 3, cr15, cr8, cr4, {0} │ │ │ │ + ldrtmi r4, [r0], -r9, lsr #12 │ │ │ │ + @ instruction: 0xf926f7ff │ │ │ │ + rscscc pc, pc, pc, asr #32 │ │ │ │ + blx 14c5ca2 <__time64@plt+0x14c445a> │ │ │ │ + ldmib sp, {r1, r3, r4, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ + ldmib sp, {r0, r1, r2, r8, sl, sp, pc}^ │ │ │ │ + cdpls 7, 0, cr4, cr9, cr5, {0} │ │ │ │ + @ instruction: 0x4631e710 │ │ │ │ + andcs r4, r0, sl, lsr r6 │ │ │ │ + stc2 0, cr15, [lr, #16]! │ │ │ │ + andcs r4, r0, r1, lsr r6 │ │ │ │ + stc2l 7, cr15, [r4, #-1000] @ 0xfffffc18 │ │ │ │ + bls 101b9c <__time64@plt+0x100354> │ │ │ │ + @ instruction: 0x46384639 │ │ │ │ + blx ffe45cba <__time64@plt+0xffe44472> │ │ │ │ + blx 45cd2 <__time64@plt+0x4448a> │ │ │ │ + @ instruction: 0xf47f2c00 │ │ │ │ + @ instruction: 0xe75baf5a │ │ │ │ + strbmi r9, [r8], -r2, lsl #20 │ │ │ │ + @ instruction: 0xf7f92104 │ │ │ │ + bls 102e80 <__time64@plt+0x101638> │ │ │ │ + @ instruction: 0xf47f2f00 │ │ │ │ + strb sl, [fp, r9, asr #30]! │ │ │ │ + strtmi r4, [r8], -r9, lsr #12 │ │ │ │ + blx ff945ce2 <__time64@plt+0xff94449a> │ │ │ │ + blx ffb45cf8 <__time64@plt+0xffb444b0> │ │ │ │ + @ instruction: 0xf7f9e70d │ │ │ │ + svclt 0x0000ebc4 │ │ │ │ + ... │ │ │ │ + andeq ip, r0, ip, lsr #7 │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + andeq ip, r0, sl, lsl r6 │ │ │ │ + @ instruction: 0x000109b2 │ │ │ │ + andeq ip, r0, r2, asr #5 │ │ │ │ + andeq r0, r1, ip, ror r8 │ │ │ │ + andeq ip, r0, r6, asr #8 │ │ │ │ + andeq r0, r1, r8, asr r8 │ │ │ │ + strdeq ip, [r0], -r6 │ │ │ │ + svcmi 0x00f0e92d │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ + blhi c31f0 <__time64@plt+0xc19a8> │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + cdpeq 8, 8, cr15, cr8, cr12, {6} │ │ │ │ + @ instruction: 0x46984d9b │ │ │ │ + smullslt r4, r3, fp, ip │ │ │ │ + blmi fe6d8f44 <__time64@plt+0xfe6d76fc> │ │ │ │ + stmdbpl ip!, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ + ldrmi r4, [r0], -r5, lsl #12 │ │ │ │ + ldrbls r6, [r1], #-2084 @ 0xfffff7dc │ │ │ │ + streq pc, [r0], #-79 @ 0xffffffb1 │ │ │ │ + cdpne 2, 0, cr9, cr12, cr4, {0} │ │ │ │ + andeq pc, r1, #79 @ 0x4f │ │ │ │ + vmov.i32 d22, #10 @ 0x0000000a │ │ │ │ + stmdacs r0, {r3, r4, r8, pc} │ │ │ │ + @ instruction: 0xf1b8bf18 │ │ │ │ + @ instruction: 0xf0000f00 │ │ │ │ + @ instruction: 0xf7ff8112 │ │ │ │ + @ instruction: 0x4629fa7f │ │ │ │ + cdpvs 1, 2, cr11, cr9, cr5, {0} │ │ │ │ + strtmi r2, [r8], -r0, lsl #4 │ │ │ │ + blx fe6c5d76 <__time64@plt+0xfe6c452e> │ │ │ │ + mrscs r2, R11_usr │ │ │ │ + strtmi r4, [r0], -r2, lsl #13 │ │ │ │ + @ instruction: 0xf7f94e8a │ │ │ │ + tstcs r4, ip, lsl #24 │ │ │ │ + andvs pc, r0, #64, 8 @ 0x40000000 │ │ │ │ + strtmi r4, [r0], -r1, lsl #13 │ │ │ │ + andslt pc, ip, #14614528 @ 0xdf0000 │ │ │ │ + stc 7, cr15, [r2], {249} @ 0xf9 │ │ │ │ + stmdbge ip, {r1, r2, r3, r4, r6, r8, r9, fp, ip, pc} │ │ │ │ + blcs 2d1bc <__time64@plt+0x2b974> │ │ │ │ + ldrbtmi r4, [lr], #-2948 @ 0xfffff47c │ │ │ │ + @ instruction: 0xf04f44fb │ │ │ │ + strmi r0, [sp], -r0, lsl #14 │ │ │ │ + movwls r4, #33915 @ 0x847b │ │ │ │ + strmi fp, [fp], -ip, lsr #31 │ │ │ │ + movwls r2, #13056 @ 0x3300 │ │ │ │ + @ instruction: 0xd1234547 │ │ │ │ + tstcs r4, r2, lsl #26 │ │ │ │ + strtmi r4, [r0], -sl, asr #12 │ │ │ │ + bl ffac5dc0 <__time64@plt+0xffac4578> │ │ │ │ + tstlt r5, r9, lsr #12 │ │ │ │ + ldrbmi r6, [r2], -r9, lsr #28 │ │ │ │ + @ instruction: 0xf7fa4628 │ │ │ │ + @ instruction: 0xf7fafb6b │ │ │ │ + bllt fe647b64 <__time64@plt+0xfe64631c> │ │ │ │ + blmi 1c5a7cc <__time64@plt+0x1c58f84> │ │ │ │ + ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ + blls 1461e64 <__time64@plt+0x146061c> │ │ │ │ + @ instruction: 0xf04f405a │ │ │ │ + @ instruction: 0xf0400300 │ │ │ │ + ldrtmi r8, [r8], -pc, asr #1 │ │ │ │ + ldc 0, cr11, [sp], #332 @ 0x14c │ │ │ │ + pop {r1, r8, r9, fp, pc} │ │ │ │ + strmi r8, [r7], #-4080 @ 0xfffff010 │ │ │ │ + sbcsle r4, fp, #297795584 @ 0x11c00000 │ │ │ │ + andeq lr, r7, #168, 22 @ 0x2a000 │ │ │ │ + @ instruction: 0xf5b29904 │ │ │ │ + @ instruction: 0xf04f5f80 │ │ │ │ + svclt 0x00280300 │ │ │ │ + addpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ + @ instruction: 0x46204439 │ │ │ │ + ldcl 7, cr15, [sl], #996 @ 0x3e4 │ │ │ │ + ldmdblt fp, {r0, r1, r4, r5, fp, sp, lr}^ │ │ │ │ + andle r1, r2, r3, asr #24 │ │ │ │ + sbcle r2, r7, r0, lsl #16 │ │ │ │ + @ instruction: 0xf7f9e7e7 │ │ │ │ + stmdavs r3, {r2, sl, fp, sp, lr, pc} │ │ │ │ + svclt 0x00182b0b │ │ │ │ + andsle r2, lr, r3, ror fp │ │ │ │ + @ instruction: 0xf04f9d02 │ │ │ │ + @ instruction: 0xe7bc37ff │ │ │ │ + movwcs r4, #3165 @ 0xc5d │ │ │ │ + @ instruction: 0xf8d4447c │ │ │ │ + mlavs r3, r0, r0, r5 │ │ │ │ + @ instruction: 0xff20f7fa │ │ │ │ + sbcle r2, r1, r0, lsl #16 │ │ │ │ + @ instruction: 0xf8464626 │ │ │ │ + ldcne 15, cr5, [r0, #-16]! │ │ │ │ + mrrc 7, 15, pc, r4, cr9 @ │ │ │ │ + addseq pc, r0, #4, 2 │ │ │ │ + andcs r4, sl, r1, lsr r6 │ │ │ │ + movwpl pc, #79 @ 0x4f @ │ │ │ │ + addcc pc, r8, r4, asr #17 │ │ │ │ + bl 10c5e70 <__time64@plt+0x10c4628> │ │ │ │ + stmib sp, {r4, r5, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ + blge 4722ac <__time64@plt+0x470a64> │ │ │ │ + stmdavc r9, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ + @ instruction: 0x46a8aa31 │ │ │ │ + ldrdge pc, [r0], -sp @ │ │ │ │ + @ instruction: 0x461f9d5e │ │ │ │ + blhi 1083524 <__time64@plt+0x1081cdc> │ │ │ │ + @ instruction: 0xf0044691 │ │ │ │ + @ instruction: 0x960b011f │ │ │ │ + stccs 1, cr9, [r0, #-20] @ 0xffffffec │ │ │ │ + strbne sp, [fp, r6, lsl #22]! │ │ │ │ + andpl pc, r0, r8, asr #17 │ │ │ │ + andcc pc, r4, r8, asr #17 │ │ │ │ + blhi c34e4 <__time64@plt+0xc1c9c> │ │ │ │ + smlabbcs r0, r0, r2, r2 │ │ │ │ + @ instruction: 0x26014638 │ │ │ │ + bl ffdc5eb4 <__time64@plt+0xffdc466c> │ │ │ │ + smlabbcs r0, r0, r2, r2 │ │ │ │ + @ instruction: 0xf7f94648 │ │ │ │ + @ instruction: 0x4620ebf2 │ │ │ │ + b ffe45ec4 <__time64@plt+0xffe4467c> │ │ │ │ + bl f2c2c <__time64@plt+0xf13e4> │ │ │ │ + blls 1480e8 <__time64@plt+0x1468a0> │ │ │ │ + @ instruction: 0x211cf8da │ │ │ │ + @ instruction: 0xf850409e │ │ │ │ + teqmi r3, #132, 24 @ 0x8400 │ │ │ │ + stccc 8, cr15, [r4], {64} @ 0x40 │ │ │ │ + blmi db4384 <__time64@plt+0xdb2b3c> │ │ │ │ + ldmdavs fp, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ + cmple r2, r0, lsl #22 │ │ │ │ + strbmi r9, [sl], -r3, lsl #22 │ │ │ │ + ldrtmi r9, [r9], -r0, lsl #6 │ │ │ │ + vst2.8 {d18-d21}, [pc], r0 │ │ │ │ + @ instruction: 0xf7f96080 │ │ │ │ + @ instruction: 0xf8dbeb48 │ │ │ │ + stmdacs r0, {ip, sp} │ │ │ │ + andcs fp, r0, ip, asr #31 │ │ │ │ + blcs ff28 <__time64@plt+0xe6e0> │ │ │ │ + @ instruction: 0xf040bf18 │ │ │ │ + bllt 607f30 <__time64@plt+0x6066e8> │ │ │ │ + @ instruction: 0xf7f94620 │ │ │ │ + bl 382a74 <__time64@plt+0x38122c> │ │ │ │ + @ instruction: 0xf8d30380 │ │ │ │ + andsmi r3, lr, r4, asr #1 │ │ │ │ + @ instruction: 0xf8dbd11e │ │ │ │ + blcs 143b4 <__time64@plt+0x12b6c> │ │ │ │ + blmi 93c21c <__time64@plt+0x93a9d4> │ │ │ │ + ldmdavs fp, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ + adcsle r2, r0, r0, lsl #22 │ │ │ │ + @ instruction: 0xf7ff2001 │ │ │ │ + @ instruction: 0x4633f9f9 │ │ │ │ + ldrtmi r4, [r9], -sl, asr #12 │ │ │ │ + @ instruction: 0xf0044630 │ │ │ │ + @ instruction: 0x4631fcd1 │ │ │ │ + @ instruction: 0xf7fe4638 │ │ │ │ + @ instruction: 0xf04fffbf │ │ │ │ + @ instruction: 0xf7ff30ff │ │ │ │ + ldr pc, [lr, fp, ror #19] │ │ │ │ + stmdbge r6, {r0, r2, r3, r4, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ + strb r9, [sl, -r2, lsl #26]! │ │ │ │ + svcls 0x00094645 │ │ │ │ + stmdbge r6, {r0, r2, r3, r4, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ + @ instruction: 0x860ae9dd │ │ │ │ + ldrtmi lr, [r9], -r0, lsr #14 │ │ │ │ + andcs r4, r0, sl, asr #12 │ │ │ │ + mcrr2 0, 0, pc, r2, cr4 @ │ │ │ │ + andcs r4, r0, r9, lsr r6 │ │ │ │ + blx ff645f86 <__time64@plt+0xff64473e> │ │ │ │ + @ instruction: 0xf04fe7b2 │ │ │ │ + @ instruction: 0xe72537ff │ │ │ │ + b 1c45f8c <__time64@plt+0x1c44744> │ │ │ │ + andhi pc, r0, pc, lsr #7 │ │ │ │ + ... │ │ │ │ + andeq ip, r0, ip, lsr #1 │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + andeq ip, r0, r0, lsr #6 │ │ │ │ + andeq r0, r1, r6, ror #13 │ │ │ │ + andeq r0, r1, r4, ror #13 │ │ │ │ + ldrdeq r0, [r1], -ip │ │ │ │ + andeq ip, r0, r4 │ │ │ │ + andeq r0, r1, r0, asr #12 │ │ │ │ + andeq ip, r0, r4, ror r1 │ │ │ │ + andeq ip, r0, r8, lsr #2 │ │ │ │ + ldrbtmi r4, [fp], #-2818 @ 0xfffff4fe │ │ │ │ + ldrdeq pc, [r0, -r3]! │ │ │ │ + svclt 0x00004770 │ │ │ │ + @ instruction: 0x000104be │ │ │ │ + vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ + bl feb5f1f4 <__time64@plt+0xfeb5d9ac> │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ + @ instruction: 0x460c0ff0 │ │ │ │ + strmi r4, [r5], -sp, lsl #18 │ │ │ │ + @ instruction: 0xf7f94479 │ │ │ │ + cmnlt r0, ip, asr #19 │ │ │ │ + strtmi r4, [r8], -fp, lsl #18 │ │ │ │ + @ instruction: 0xf7f94479 │ │ │ │ + stmdblt r0!, {r1, r2, r6, r7, r8, fp, sp, lr, pc}^ │ │ │ │ + ldmdavs r3, {r1, r5, r9, sl, fp, sp, lr}^ │ │ │ │ + movweq pc, #16451 @ 0x4043 @ │ │ │ │ + andcs r6, r0, r3, asr r0 │ │ │ │ + mcrvs 13, 1, fp, cr2, cr8, {1} │ │ │ │ + @ instruction: 0xf0436853 │ │ │ │ + subsvs r0, r3, r8, lsl #6 │ │ │ │ + @ instruction: 0xf04fe7f7 │ │ │ │ + ldclt 0, cr3, [r8, #-1020]! @ 0xfffffc04 │ │ │ │ + andeq r9, r0, r8, asr #9 │ │ │ │ + andeq r9, r0, r0, asr #9 │ │ │ │ + vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ + bl feb5f244 <__time64@plt+0xfeb5d9fc> │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ + @ instruction: 0xf84c0000 │ │ │ │ + @ instruction: 0xf5ad0c18 │ │ │ │ + ldrmi r5, [r0], -r0, lsl #27 │ │ │ │ + bmi a34260 <__time64@plt+0xa32a18> │ │ │ │ + strmi r2, [sp], -r0, lsl #6 │ │ │ │ + @ instruction: 0xf50d447a │ │ │ │ + movwls r5, #384 @ 0x180 │ │ │ │ + blmi 954478 <__time64@plt+0x952c30> │ │ │ │ + ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ + @ instruction: 0xf04f600b │ │ │ │ + mrslt r0, (UNDEF: 56) │ │ │ │ + ldmiblt r3, {r0, r1, fp, ip, sp, lr}^ │ │ │ │ + teqlt r4, ip, ror #25 │ │ │ │ + stmdavs r4!, {r0, r5, r9, sl, lr} │ │ │ │ + @ instruction: 0xf7fb4628 │ │ │ │ + stccs 14, cr15, [r0], {155} @ 0x9b │ │ │ │ + bmi 77c86c <__time64@plt+0x77b024> │ │ │ │ + orrpl pc, r0, sp, lsl #10 │ │ │ │ + tstcc r4, sl, lsl fp │ │ │ │ + ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ + stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ + @ instruction: 0xf04f405a │ │ │ │ + @ instruction: 0xd1270300 │ │ │ │ + @ instruction: 0xf50d2000 │ │ │ │ + andlt r5, r2, r0, lsl #27 │ │ │ │ + mcrge 13, 0, fp, cr1, cr0, {3} │ │ │ │ + ldrtmi r4, [r1], -sl, ror #12 │ │ │ │ + blx ffe440d0 <__time64@plt+0xffe42888> │ │ │ │ + sbcsle r2, sp, r0, lsl #16 │ │ │ │ + vpmax.s8 d25, d6, d1 │ │ │ │ + @ instruction: 0xf6c6132d │ │ │ │ + addsmi r4, sl, #108, 6 @ 0xb0000001 │ │ │ │ + ldmdbvc r3!, {r1, r2, r4, r6, r7, r8, ip, lr, pc} │ │ │ │ + bicsle r2, r3, r0, lsl #22 │ │ │ │ + @ instruction: 0xf9d4f7fa │ │ │ │ + stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ + stclvs 0, cr13, [ip], #860 @ 0x35c │ │ │ │ + @ instruction: 0x4621b134 │ │ │ │ + strtmi r6, [r8], -r4, lsr #16 │ │ │ │ + mcr2 7, 3, pc, cr10, cr11, {7} @ │ │ │ │ + mvnsle r2, r0, lsl #24 │ │ │ │ + stccs 8, cr6, [r0, #-948] @ 0xfffffc4c │ │ │ │ + @ instruction: 0xe7cad1f3 │ │ │ │ + stmib r8, {r0, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + muleq r0, ip, sp │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + andeq fp, r0, r4, ror #26 │ │ │ │ + vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ + bl feb5f30c <__time64@plt+0xfeb5dac4> │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ + @ instruction: 0xf84c0000 │ │ │ │ + @ instruction: 0xf5ad0c18 │ │ │ │ + ldrmi r5, [r0], -r0, lsl #27 │ │ │ │ + bmi 934328 <__time64@plt+0x932ae0> │ │ │ │ + strmi r2, [ip], -r0, lsl #6 │ │ │ │ + @ instruction: 0xf50d447a │ │ │ │ + movwls r5, #384 @ 0x180 │ │ │ │ + blmi 854540 <__time64@plt+0x852cf8> │ │ │ │ + ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ + @ instruction: 0xf04f600b │ │ │ │ + mrslt r0, (UNDEF: 56) │ │ │ │ + ldmiblt r3!, {r0, r1, fp, ip, sp, lr} │ │ │ │ + strtmi r2, [r0], -r0, lsl #4 │ │ │ │ + @ instruction: 0xf7fc4611 │ │ │ │ + bmi 707200 <__time64@plt+0x7059b8> │ │ │ │ + orrpl pc, r0, sp, lsl #10 │ │ │ │ + tstcc r4, r8, lsl fp │ │ │ │ + ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ + stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ + @ instruction: 0xf04f405a │ │ │ │ + @ instruction: 0xd1230300 │ │ │ │ + @ instruction: 0xf50d2000 │ │ │ │ + andlt r5, r2, r0, lsl #27 │ │ │ │ + mcrge 13, 0, fp, cr1, cr0, {3} │ │ │ │ + ldrtmi r4, [r1], -sl, ror #12 │ │ │ │ + blx fe644190 <__time64@plt+0xfe642948> │ │ │ │ + rscle r2, r1, r0, lsl #16 │ │ │ │ + vpmax.s8 d25, d6, d1 │ │ │ │ + @ instruction: 0xf6c6132d │ │ │ │ + addsmi r4, sl, #108, 6 @ 0xb0000001 │ │ │ │ + ldmdbvc r3!, {r1, r3, r4, r6, r7, r8, ip, lr, pc} │ │ │ │ + bicsle r2, r7, r0, lsl #22 │ │ │ │ + @ instruction: 0xf974f7fa │ │ │ │ + stmdacs r0, {r2, r9, sl, lr} │ │ │ │ + andcs sp, r0, #215 @ 0xd7 │ │ │ │ + ldrmi r4, [r1], -r0, lsr #12 │ │ │ │ + stc2 7, cr15, [r0], {252} @ 0xfc │ │ │ │ + stccs 8, cr6, [r0], {228} @ 0xe4 │ │ │ │ + @ instruction: 0xe7ced1f7 │ │ │ │ + stmdb ip!, {r0, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldrdeq fp, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + andeq fp, r0, r4, lsr #25 │ │ │ │ + mvnsmi lr, sp, lsr #18 │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + ldceq 8, cr15, [r0], #-304 @ 0xfffffed0 │ │ │ │ + @ instruction: 0x46154834 │ │ │ │ + @ instruction: 0xf5ad4a34 │ │ │ │ + ldrbtmi r5, [r8], #-3328 @ 0xfffff300 │ │ │ │ + stcge 0, cr11, [r6], {134} @ 0x86 │ │ │ │ + strpl pc, [r0], -sp, lsl #10 │ │ │ │ + svcne 0x00273614 │ │ │ │ + movwcs r5, #2178 @ 0x882 │ │ │ │ + ldmdavs r2, {r3, r5, r9, sl, lr} │ │ │ │ + @ instruction: 0xf04f6032 │ │ │ │ + @ instruction: 0xf8440200 │ │ │ │ + strmi r3, [lr], -r8, lsl #26 │ │ │ │ + @ instruction: 0x46224639 │ │ │ │ + blx 13c4224 <__time64@plt+0x13c29dc> │ │ │ │ + suble r2, r2, r0, lsl #16 │ │ │ │ + stmpl r0, {r0, r2, r3, r8, sl, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf1084622 │ │ │ │ + @ instruction: 0x46280814 │ │ │ │ + @ instruction: 0xf0064641 │ │ │ │ + stmiblt r0!, {r0, r1, r6, r9, fp, ip, sp, lr, pc}^ │ │ │ │ + @ instruction: 0x4638213d │ │ │ │ + b 2c6210 <__time64@plt+0x2c49c8> │ │ │ │ + @ instruction: 0x4638b398 │ │ │ │ + @ instruction: 0xf822f007 │ │ │ │ + b fe1c621c <__time64@plt+0xfe1c49d4> │ │ │ │ + bmi 79023c <__time64@plt+0x78e9f4> │ │ │ │ + tstppl r0, sp, lsl #10 @ p-variant is OBSOLETE │ │ │ │ + tstcc r4, fp, lsl fp │ │ │ │ + ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ + stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ + @ instruction: 0xf04f405a │ │ │ │ + @ instruction: 0xd1280300 │ │ │ │ + stcpl 5, cr15, [r0, #-52] @ 0xffffffcc │ │ │ │ + pop {r1, r2, ip, sp, pc} │ │ │ │ + @ instruction: 0x463881f0 │ │ │ │ + stmib r2!, {r0, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + strbmi r4, [r0], -r4, lsl #12 │ │ │ │ + ldmib lr, {r0, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + andcc r4, r2, r0, lsr #8 │ │ │ │ + @ instruction: 0xffcef006 │ │ │ │ + @ instruction: 0x46044910 │ │ │ │ + mvnscc pc, #79 @ 0x4f │ │ │ │ + andcs r4, r1, #2030043136 @ 0x79000000 │ │ │ │ + vst4.8 {d25,d27,d29,d31}, [pc], r0 │ │ │ │ + stmib sp, {r7, r8, ip, lr}^ │ │ │ │ + @ instruction: 0xf7f97801 │ │ │ │ + @ instruction: 0x4620eada │ │ │ │ + b 1646278 <__time64@plt+0x1644a30> │ │ │ │ + stmdbmi r9, {r4, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ + ldrbtmi r4, [r9], #-1584 @ 0xfffff9d0 │ │ │ │ + blx ff64628c <__time64@plt+0xff644a44> │ │ │ │ + rscscc pc, pc, pc, asr #32 │ │ │ │ + @ instruction: 0xf7f9e7c9 │ │ │ │ + svclt 0x0000e8f0 │ │ │ │ + andeq fp, r0, r6, lsl ip │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + @ instruction: 0x0000bbb4 │ │ │ │ + andeq r9, r0, r0, ror #4 │ │ │ │ + andeq r9, r0, sl, asr #4 │ │ │ │ + vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ + bl feb5f4c8 <__time64@plt+0xfeb5dc80> │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ + addlt r0, r2, r8, ror #31 │ │ │ │ + @ instruction: 0x461d4610 │ │ │ │ + stmdb r0!, {r0, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + @ instruction: 0x4604b1d8 │ │ │ │ + stmib r4!, {r0, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldrtmi r1, [r0], -r6, lsl #25 │ │ │ │ + @ instruction: 0xff94f006 │ │ │ │ + ldrtmi r4, [r1], -sp, lsl #22 │ │ │ │ + ldrbtmi r2, [fp], #-513 @ 0xfffffdff │ │ │ │ + movwls r9, #1025 @ 0x401 │ │ │ │ + @ instruction: 0xf04f4604 │ │ │ │ + @ instruction: 0xf7f933ff │ │ │ │ + strtmi lr, [r0], -r2, lsr #21 │ │ │ │ + @ instruction: 0xf7f9602c │ │ │ │ + @ instruction: 0x4603e992 │ │ │ │ + andcs r9, r0, r6, lsl #20 │ │ │ │ + andlt r6, r2, r3, lsl r0 │ │ │ │ + stmdami r4, {r4, r5, r6, r8, sl, fp, ip, sp, pc} │ │ │ │ + @ instruction: 0xf0064478 │ │ │ │ + movwcs pc, #8111 @ 0x1faf @ │ │ │ │ + ldrb r6, [r3, r8, lsr #32]! │ │ │ │ + andeq r8, r0, r6, ror r3 │ │ │ │ + andeq r9, r0, r8, ror #27 │ │ │ │ + mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + stceq 8, cr15, [r8], #-304 @ 0xfffffed0 │ │ │ │ + stcpl 5, cr15, [r0, #692] @ 0x2b4 │ │ │ │ + addlt r4, r3, r7, lsr #20 │ │ │ │ + ldrbtmi r4, [sl], #-2855 @ 0xfffff4d9 │ │ │ │ + strmi r2, [sp], -r0, lsl #12 │ │ │ │ + orrpl pc, r0, sp, lsl #10 │ │ │ │ + tstcc r4, r0, lsl #12 │ │ │ │ + @ instruction: 0x9090f8df │ │ │ │ + ldmpl r3, {r0, r1, r2, r9, sl, lr}^ │ │ │ │ + ldrbtmi r4, [r9], #1768 @ 0x6e8 │ │ │ │ + andvs r6, fp, fp, lsl r8 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + ldmdb lr, {r0, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + @ instruction: 0xf0063001 │ │ │ │ + ldrtmi pc, [r3], -pc, asr #30 @ │ │ │ │ + strmi r7, [r4], -r6 │ │ │ │ + and sl, r5, r1, lsl #28 │ │ │ │ + @ instruction: 0x46204631 │ │ │ │ + ldm r8, {r0, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + movwcc r6, #6187 @ 0x182b │ │ │ │ + ldrtmi r4, [r1], -r2, asr #12 │ │ │ │ + eorvs r4, fp, r8, lsr r6 │ │ │ │ + @ instruction: 0xf98af006 │ │ │ │ + stmdavc r3!, {r3, r6, r8, ip, sp, pc} │ │ │ │ + rscle r2, pc, r0, lsl #22 │ │ │ │ + @ instruction: 0xf7f94620 │ │ │ │ + @ instruction: 0xf8b9e944 │ │ │ │ + eorpl r3, r3, #0 │ │ │ │ + strtmi lr, [r0], -r8, ror #15 │ │ │ │ + ldmdb ip!, {r0, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + strtmi r1, [r0], -r1, asr #24 │ │ │ │ + @ instruction: 0xff48f006 │ │ │ │ + blmi 29abec <__time64@plt+0x2993a4> │ │ │ │ + orrpl pc, r0, sp, lsl #10 │ │ │ │ + tstcc r4, sl, ror r4 │ │ │ │ + ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ + subsmi r6, sl, fp, lsl #16 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + @ instruction: 0xf50dd104 │ │ │ │ + andlt r5, r3, r0, lsl #27 │ │ │ │ + mvnshi lr, #12386304 @ 0xbd0000 │ │ │ │ + ldmda r4, {r0, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + @ instruction: 0x0000bab2 │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + ldrdeq r8, [r0], -sl │ │ │ │ + andeq fp, r0, r8, lsr sl │ │ │ │ + vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ + bl feb5f5f8 <__time64@plt+0xfeb5ddb0> │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ + @ instruction: 0xf84c0000 │ │ │ │ + bmi 88b484 <__time64@plt+0x889c3c> │ │ │ │ + stcpl 5, cr15, [r0, #692] @ 0x2b4 │ │ │ │ + strmi r4, [ip], -r1, lsr #22 │ │ │ │ + stmdavs r9, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ + @ instruction: 0xf50db085 │ │ │ │ + ldmpl r3, {r7, ip, lr}^ │ │ │ │ + ldmdavs fp, {r2, r3, ip, sp} │ │ │ │ + @ instruction: 0xf04f6003 │ │ │ │ + cmplt r9, #0, 6 │ │ │ │ + vstrge s8, [r3, #-108] @ 0xffffff94 │ │ │ │ + orrpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ + ldrbtmi r4, [sl], #-1576 @ 0xfffff9d8 │ │ │ │ + smlabtcs r0, sp, r9, lr │ │ │ │ + ldrmi r2, [r9], -r1, lsl #4 │ │ │ │ + b c6420 <__time64@plt+0xc4bd8> │ │ │ │ + @ instruction: 0xf04f6e23 │ │ │ │ + strdlt r3, [r3, -pc] │ │ │ │ + @ instruction: 0x46286b9c │ │ │ │ + stmia lr!, {r0, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + strmi r2, [r2], -r0, lsl #6 │ │ │ │ + strtmi r4, [r0], -r9, lsr #12 │ │ │ │ + stmib r8!, {r0, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + blmi 35ac98 <__time64@plt+0x359450> │ │ │ │ + orrpl pc, r0, sp, lsl #10 │ │ │ │ + tstcc ip, sl, ror r4 │ │ │ │ + ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ + subsmi r6, sl, fp, lsl #16 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + andcs sp, r0, r9, lsl #2 │ │ │ │ + stcpl 5, cr15, [r0, #52] @ 0x34 │ │ │ │ + ldclt 0, cr11, [r0, #-20]! @ 0xffffffec │ │ │ │ + stcge 2, cr2, [r3, #-40] @ 0xffffffd8 │ │ │ │ + andcs pc, ip, sp, lsr #17 │ │ │ │ + @ instruction: 0xf7f9e7da │ │ │ │ + svclt 0x0000e800 │ │ │ │ + andeq fp, r0, ip, ror #19 │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + andeq r8, r0, r6, lsr r2 │ │ │ │ + muleq r0, r8, r9 │ │ │ │ + svcmi 0x00f0e92d │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + mrrceq 8, 4, pc, r0, cr12 @ │ │ │ │ + stcpl 5, cr15, [r0, #-692] @ 0xfffffd4c │ │ │ │ + umulllt r4, fp, r2, r6 │ │ │ │ + blmi fec9af88 <__time64@plt+0xfec99740> │ │ │ │ + ldrbtmi r2, [sl], #-0 │ │ │ │ + andls r4, r8, lr, lsl #12 │ │ │ │ + tstppl r0, sp, lsl #10 @ p-variant is OBSOLETE │ │ │ │ + ldmpl r3, {r2, r5, r8, ip, sp}^ │ │ │ │ + andvs r6, fp, fp, lsl r8 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + svceq 0x0000f1ba │ │ │ │ + addshi pc, r8, r0 │ │ │ │ + mulcc r0, sl, r8 │ │ │ │ + @ instruction: 0xf0002b00 │ │ │ │ + ldcvs 0, cr8, [r3], #-588 @ 0xfffffdb4 │ │ │ │ + @ instruction: 0xf0002b00 │ │ │ │ + @ instruction: 0xf8df810e │ │ │ │ + @ instruction: 0xf50db298 │ │ │ │ + blmi fe95eb04 <__time64@plt+0xfe95d2bc> │ │ │ │ + svcge 0x00094655 │ │ │ │ + stmdaeq r0!, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ + stmdbeq r4, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0x46b244fb │ │ │ │ + movwls r4, #29819 @ 0x747b │ │ │ │ + ldrtmi r4, [r9], -r2, asr #12 │ │ │ │ + @ instruction: 0xf0064628 │ │ │ │ + stmdacs r0, {r0, r2, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf8dad064 │ │ │ │ + stccs 0, cr4, [r0], {64} @ 0x40 │ │ │ │ + stmib sp, {r2, r4, r5, r6, r7, ip, lr, pc}^ │ │ │ │ + eor r5, ip, r5, lsl #16 │ │ │ │ + @ instruction: 0xf7f94628 │ │ │ │ + @ instruction: 0x4606e87a │ │ │ │ + @ instruction: 0xf7f94640 │ │ │ │ + strmi lr, [r6], #-2166 @ 0xfffff78a │ │ │ │ + strpl pc, [r0], r6, lsl #10 │ │ │ │ + @ instruction: 0xf0064630 │ │ │ │ + stmiavs r3!, {r0, r1, r5, r6, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ + ldrtmi r9, [r1], -r2, lsl #6 │ │ │ │ + strmi r2, [r5], -r1, lsl #4 │ │ │ │ + @ instruction: 0xf04f68a3 │ │ │ │ + stmib sp, {r0, r1, r2, r3, r4, r5, r6, r7, r9, sl, ip, sp}^ │ │ │ │ + @ instruction: 0xf04fb300 │ │ │ │ + @ instruction: 0xf7f933ff │ │ │ │ + @ instruction: 0xf8dae96e │ │ │ │ + tstlt r3, r0, rrx │ │ │ │ + @ instruction: 0x46286b9e │ │ │ │ + ldmda sl, {r0, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + strmi r2, [r2], -r0, lsl #6 │ │ │ │ + ldrtmi r4, [r0], -r9, lsr #12 │ │ │ │ + ldmdb r4, {r0, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + @ instruction: 0xf0064628 │ │ │ │ + stmdavs r4!, {r0, r2, r4, r5, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmiavs r5!, {r2, r3, r4, r5, r8, r9, ip, sp, pc} │ │ │ │ + @ instruction: 0x46294638 │ │ │ │ + svc 0x0004f7f8 │ │ │ │ + mvnsle r2, r0, lsl #16 │ │ │ │ + ldrdhi pc, [ip], -r4 │ │ │ │ + svceq 0x0000f1b8 │ │ │ │ + bls 1fccbc <__time64@plt+0x1fb474> │ │ │ │ + orrpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ + strls r4, [r1, #-1561] @ 0xfffff9e7 │ │ │ │ + strbmi r9, [r8], -r0, lsl #4 │ │ │ │ + @ instruction: 0xf04f2201 │ │ │ │ + @ instruction: 0xf7f935ff │ │ │ │ + @ instruction: 0xf8dae944 │ │ │ │ + tstlt r3, r0, rrx │ │ │ │ + @ instruction: 0x46486b9d │ │ │ │ + ldmda r0!, {r0, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + strmi r2, [r2], -r0, lsl #6 │ │ │ │ + strtmi r4, [r8], -r9, asr #12 │ │ │ │ + stmdb sl!, {r0, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stccs 8, cr6, [r0], {36} @ 0x24 │ │ │ │ + ldmib sp, {r0, r1, r2, r4, r6, r7, r8, ip, lr, pc}^ │ │ │ │ + ldrtmi r5, [r9], -r5, lsl #16 │ │ │ │ + strtmi r4, [r8], -r2, asr #12 │ │ │ │ + @ instruction: 0xf860f006 │ │ │ │ + orrsle r2, sl, r0, lsl #16 │ │ │ │ + @ instruction: 0xf50d4a6a │ │ │ │ + blmi 199c9f4 <__time64@plt+0x199b1ac> │ │ │ │ + ldrbtmi r3, [sl], #-292 @ 0xfffffedc │ │ │ │ + ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ + subsmi r6, sl, fp, lsl #16 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + adcshi pc, sp, r0, asr #32 │ │ │ │ + @ instruction: 0xf50d2000 │ │ │ │ + andlt r5, fp, r0, lsl #26 │ │ │ │ + svchi 0x00f0e8bd │ │ │ │ + @ instruction: 0xb32b6833 │ │ │ │ + @ instruction: 0xf50d4a60 │ │ │ │ + movwls r5, #5249 @ 0x1481 │ │ │ │ + vst3.8 {d19-d21}, [pc], r4 │ │ │ │ + ldrbtmi r5, [sl], #-896 @ 0xfffffc80 │ │ │ │ + andls r4, r0, #26214400 @ 0x1900000 │ │ │ │ + andcs r4, r1, #32, 12 @ 0x2000000 │ │ │ │ + stmdb r6, {r0, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf04f6e33 │ │ │ │ + strdlt r3, [r3, -pc] │ │ │ │ + @ instruction: 0x46206b9d │ │ │ │ + svc 0x00f2f7f8 │ │ │ │ + strmi r4, [r2], -r1, lsr #12 │ │ │ │ + strtmi r2, [r8], -r0, lsl #6 │ │ │ │ + stmia ip!, {r0, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stccs 12, cr6, [r0], {52} @ 0x34 │ │ │ │ + @ instruction: 0xf1bad05d │ │ │ │ + andle r0, r6, r0, lsl #30 │ │ │ │ + mulcc r0, sl, r8 │ │ │ │ + smlald fp, r8, fp, r1 │ │ │ │ + stccs 12, cr6, [r0], {52} @ 0x34 │ │ │ │ + @ instruction: 0xf8dfd053 │ │ │ │ + @ instruction: 0xf50d8134 │ │ │ │ + strcc r5, [r4, -r1, lsl #15] │ │ │ │ + strd r4, [pc], -r8 @ │ │ │ │ + svc 0x00d6f7f8 │ │ │ │ + strbmi r4, [r8], -r5, lsl #12 │ │ │ │ + ldmibcc pc!, {r0, r1, r2, r3, r6, ip, sp, lr, pc}^ @ │ │ │ │ + svc 0x00d0f7f8 │ │ │ │ + @ instruction: 0xf5054405 │ │ │ │ + strtmi r5, [r8], -r0, lsl #11 │ │ │ │ + ldc2 0, cr15, [lr, #24]! │ │ │ │ + movwls r6, #10467 @ 0x28e3 │ │ │ │ + @ instruction: 0xf8df4629 │ │ │ │ + @ instruction: 0xf04fc108 │ │ │ │ + stmiavs r5!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, ip, sp} │ │ │ │ + ldrbtmi r2, [ip], #513 @ 0x201 │ │ │ │ + strgt lr, [r0, #-2509] @ 0xfffff633 │ │ │ │ + @ instruction: 0xf7f94605 │ │ │ │ + cdpvs 8, 3, cr14, cr3, cr8, {6} │ │ │ │ + @ instruction: 0xf8d3b10b │ │ │ │ + @ instruction: 0x46289038 │ │ │ │ + svc 0x00b4f7f8 │ │ │ │ + strmi r2, [r2], -r0, lsl #6 │ │ │ │ + strbmi r4, [r8], -r9, lsr #12 │ │ │ │ + stmia lr!, {r0, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf0064628 │ │ │ │ + stmdavs r4!, {r0, r1, r2, r3, r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ + addle r2, r9, r0, lsl #24 │ │ │ │ + stmdbeq r2, {r2, r4, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ + svceq 0x0000f1b9 │ │ │ │ + vst4. {d29,d31,d33,d35}, [pc], sl │ │ │ │ + stmib sp, {r7, r8, r9, ip, lr}^ │ │ │ │ + ldrmi r8, [r9], -r0 │ │ │ │ + ldrtmi r2, [r8], -r1, lsl #4 │ │ │ │ + ldrbcc pc, [pc, #79]! @ 8743 <__time64@plt+0x6efb> @ │ │ │ │ + stmia r4!, {r0, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + tstlt r3, r3, lsr lr │ │ │ │ + @ instruction: 0x46386b9d │ │ │ │ + svc 0x0092f7f8 │ │ │ │ + strmi r2, [r2], -r0, lsl #6 │ │ │ │ + @ instruction: 0x46284639 │ │ │ │ + stm ip, {r0, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmibvs r0!, {r0, r1, r2, r3, r4, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ + @ instruction: 0xf7f8b320 │ │ │ │ + @ instruction: 0xf500ef88 │ │ │ │ + strtmi r5, [r0], -r0, lsl #9 │ │ │ │ + ldrbcc pc, [pc, #79]! @ 8773 <__time64@plt+0x6f2b> @ │ │ │ │ + ldc2l 0, cr15, [r4, #-24]! @ 0xffffffe8 │ │ │ │ + movwls r6, #6579 @ 0x19b3 │ │ │ │ + blmi 799fb4 <__time64@plt+0x79876c> │ │ │ │ + strmi r2, [r4], -r1, lsl #4 │ │ │ │ + movwls r4, #1147 @ 0x47b │ │ │ │ + mvnscc pc, #79 @ 0x4f │ │ │ │ + stm r0, {r0, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + tstlt r3, r3, lsr lr │ │ │ │ + @ instruction: 0x46206b9d │ │ │ │ + svc 0x006ef7f8 │ │ │ │ + strmi r2, [r2], -r0, lsl #6 │ │ │ │ + strtmi r4, [r8], -r1, lsr #12 │ │ │ │ + stmda r8!, {r0, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + @ instruction: 0xf0064620 │ │ │ │ + strb pc, [r5, -r9, lsl #27] @ │ │ │ │ + orrpl pc, r1, sp, lsl #10 │ │ │ │ + tstcc r8, r3, lsr lr │ │ │ │ + @ instruction: 0xf04f220a │ │ │ │ + @ instruction: 0xf82130ff │ │ │ │ + tstlt r3, r4, lsl #24 │ │ │ │ + movwcs r6, #2968 @ 0xb98 │ │ │ │ + stmdbcc r4, {r0, r9, sp} │ │ │ │ + ldmda r4, {r0, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + @ instruction: 0xf7f8e734 │ │ │ │ + svclt 0x0000ee82 │ │ │ │ + andeq fp, r0, r2, lsr r9 │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + andeq r9, r0, r8, lsl r0 │ │ │ │ + andeq r9, r0, ip, lsl r0 │ │ │ │ + andeq fp, r0, r2, lsl #16 │ │ │ │ + andeq r8, r0, sl, ror #29 │ │ │ │ + @ instruction: 0x00008eb8 │ │ │ │ + andeq r8, r0, lr, ror lr │ │ │ │ + andeq r7, r0, r0, lsr pc │ │ │ │ + vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ + bl feb5f9b4 <__time64@plt+0xfeb5e16c> │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ + @ instruction: 0xf84c0000 │ │ │ │ + stcmi 12, cr0, [r5, #-128]! @ 0xffffff80 │ │ │ │ + stcpl 5, cr15, [r0, #692] @ 0x2b4 │ │ │ │ + addlt r4, r3, r4, lsr #16 │ │ │ │ + stcmi 4, cr4, [r4], #-500 @ 0xfffffe0c │ │ │ │ + @ instruction: 0xf50daf02 │ │ │ │ + ldrbtmi r5, [ip], #-1664 @ 0xfffff980 │ │ │ │ + stmdapl r8!, {r2, r9, sl, ip, sp} │ │ │ │ + stmdavs r0, {r8, r9, sp} │ │ │ │ + @ instruction: 0xf04f6030 │ │ │ │ + @ instruction: 0xf8470000 │ │ │ │ + stmdavs r3!, {r3, sl, fp, ip, sp} │ │ │ │ + svclt 0x00182900 │ │ │ │ + andsle r2, ip, r0, lsl #22 │ │ │ │ + @ instruction: 0x46166813 │ │ │ │ + stclpl 8, cr1, [fp], {200} @ 0xc8 │ │ │ │ + svcne 0x003db1bb │ │ │ │ + strtmi r4, [r9], -sl, ror #12 │ │ │ │ + @ instruction: 0xff52f005 │ │ │ │ + stmdavs r3!, {r3, r7, r8, ip, sp, pc} │ │ │ │ + ldmdblt r4, {r2, r3, r4, sl, fp, sp, lr} │ │ │ │ + stmdavs r4!, {r0, r2, r3, sp, lr, pc} │ │ │ │ + stmiavs r1!, {r2, r3, r4, r6, r8, ip, sp, pc} │ │ │ │ + @ instruction: 0xf7f84628 │ │ │ │ + stmdacs r0, {r1, r6, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ + ldmdavs r3!, {r0, r1, r2, r4, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ + stccs 8, cr15, [r8], {87} @ 0x57 │ │ │ │ + eorsvs r4, r3, r3, lsl r4 │ │ │ │ + strcs lr, [r0], #-0 │ │ │ │ + @ instruction: 0xf50d4a0c │ │ │ │ + blmi 25ce34 <__time64@plt+0x25b5ec> │ │ │ │ + ldrbtmi r3, [sl], #-260 @ 0xfffffefc │ │ │ │ + ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ + subsmi r6, sl, fp, lsl #16 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + strtmi sp, [r0], -r4, lsl #2 │ │ │ │ + stcpl 5, cr15, [r0, #52] @ 0x34 │ │ │ │ + ldcllt 0, cr11, [r0, #12]! │ │ │ │ + mrc 7, 0, APSR_nzcv, cr10, cr8, {7} │ │ │ │ + andeq fp, r0, r0, lsr r6 │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + andeq r0, r1, lr, ror #27 │ │ │ │ + andeq fp, r0, r2, asr #11 │ │ │ │ + svcmi 0x00f0e92d │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + mcrreq 8, 4, pc, r8, cr12 @ │ │ │ │ + ldmdami r3, {r2, r9, sl, lr}^ │ │ │ │ + @ instruction: 0xf5ad4b53 │ │ │ │ + ldrbtmi r5, [r8], #-3328 @ 0xfffff300 │ │ │ │ + @ instruction: 0xf50db089 │ │ │ │ + stmdbcs r0, {r8, sl, ip, lr} │ │ │ │ + stccs 15, cr11, [r0], {24} │ │ │ │ + ldreq pc, [ip, #-261] @ 0xfffffefb │ │ │ │ + ldmdavs fp, {r0, r1, r6, r7, fp, ip, lr} │ │ │ │ + @ instruction: 0xf04f602b │ │ │ │ + @ instruction: 0xf0000300 │ │ │ │ + ldrmi r8, [r3], -sp, lsl #1 │ │ │ │ + stmne lr, {r1, r4, fp, sp, lr} │ │ │ │ + bcs 1fadc <__time64@plt+0x1e294> │ │ │ │ + addhi pc, r6, r0 │ │ │ │ + ldrdlt pc, [r0], #-132 @ 0xffffff7c │ │ │ │ + svceq 0x0000f1bb │ │ │ │ + bmi 117ca20 <__time64@plt+0x117b1d8> │ │ │ │ + stmibpl r0, {r0, r2, r3, r8, sl, ip, sp, lr, pc} │ │ │ │ + stmpl r1, {r0, r2, r3, r8, sl, ip, sp, lr, pc} │ │ │ │ + stcge 15, cr10, [r7, #-24] @ 0xffffffe8 │ │ │ │ + ldmdbeq ip, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ + stmib sp, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ + andls r4, r1, #4, 2 │ │ │ │ + movwls sl, #14856 @ 0x3a08 │ │ │ │ + blls ad0ec <__time64@plt+0xab8a4> │ │ │ │ + @ instruction: 0xf8082100 │ │ │ │ + @ instruction: 0xf8431c04 │ │ │ │ + @ instruction: 0xf8db1c08 │ │ │ │ + addmi r3, fp, #16 │ │ │ │ + @ instruction: 0x468add35 │ │ │ │ + and r4, fp, ip, lsl #12 │ │ │ │ + ldrmi r4, [r8], -fp, asr #12 │ │ │ │ + addpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ + @ instruction: 0xf7f84629 │ │ │ │ + @ instruction: 0xf8dbeea8 │ │ │ │ + strcc r3, [r1], #-16 │ │ │ │ + ldcle 2, cr4, [ip, #-652] @ 0xfffffd74 │ │ │ │ + @ instruction: 0x4629463a │ │ │ │ + @ instruction: 0xf0054630 │ │ │ │ + stmdacs r0, {r0, r2, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0x4628d0f3 │ │ │ │ + mcr 7, 4, pc, cr0, cr8, {7} @ │ │ │ │ + strmi r3, [r2], #1 │ │ │ │ + svcpl 0x0080f5ba │ │ │ │ + @ instruction: 0xf818da37 │ │ │ │ + blcs 17948 <__time64@plt+0x16100> │ │ │ │ + @ instruction: 0xf1a8d0e0 │ │ │ │ + stmdbls r1, {r2, r8, r9} │ │ │ │ + vst1.8 {d20-d22}, [pc :64], r8 │ │ │ │ + @ instruction: 0xf7f85280 │ │ │ │ + strmi lr, [r3], -r8, lsl #29 │ │ │ │ + @ instruction: 0xf818e7d7 │ │ │ │ + teqlt r3, r4, lsl #24 │ │ │ │ + ldrdeq pc, [r8], -fp │ │ │ │ + smlatbeq r4, r8, r1, pc @ │ │ │ │ + ldc 7, cr15, [lr, #-992] @ 0xfffffc20 │ │ │ │ + @ instruction: 0xf8dbb340 │ │ │ │ + @ instruction: 0xf1bbb000 │ │ │ │ + @ instruction: 0xd1ba0f00 │ │ │ │ + ldrdmi lr, [r4, -sp] │ │ │ │ + ldrmi r9, [sl], -r3, lsl #22 │ │ │ │ + @ instruction: 0xf7ff4620 │ │ │ │ + pkhbtmi pc, r3, r9, lsl #30 @ │ │ │ │ + @ instruction: 0xf50d4917 │ │ │ │ + blmi 51d184 <__time64@plt+0x51b93c> │ │ │ │ + ldrbtmi r3, [r9], #-540 @ 0xfffffde4 │ │ │ │ + ldmdavs r9, {r0, r1, r3, r6, r7, fp, ip, lr} │ │ │ │ + subsmi r6, r9, r3, lsl r8 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + @ instruction: 0x4658d119 │ │ │ │ + stcpl 5, cr15, [r0, #-52] @ 0xffffffcc │ │ │ │ + pop {r0, r3, ip, sp, pc} │ │ │ │ + @ instruction: 0xf8db8ff0 │ │ │ │ + movwcs fp, #0 │ │ │ │ + stccc 8, cr15, [r4], {8} │ │ │ │ + svceq 0x0000f1bb │ │ │ │ + bfi sp, r7, #3, #25 │ │ │ │ + bls af5c4 <__time64@plt+0xadd7c> │ │ │ │ + @ instruction: 0xf8526819 │ │ │ │ + strmi r0, [r1], #-3080 @ 0xfffff3f8 │ │ │ │ + bfi r6, r9, #0, #28 │ │ │ │ + bleq 44b04 <__time64@plt+0x432bc> │ │ │ │ + @ instruction: 0xf7f8e7d8 │ │ │ │ + svclt 0x0000ed5e │ │ │ │ + andeq fp, r0, lr, ror #10 │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + andeq r8, r0, r4, ror #4 │ │ │ │ + andeq fp, r0, r2, ror r4 │ │ │ │ + svcmi 0x00f0e92d │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + stcleq 8, cr15, [r8], #-304 @ 0xfffffed0 │ │ │ │ + stclpl 5, cr15, [r1, #-692] @ 0xfffffd4c │ │ │ │ + addlt r4, r1, r5, lsl r6 │ │ │ │ + stmiami r5!, {r2, r5, r6, r7, r9, fp, lr}^ │ │ │ │ + ldrbtmi r4, [sl], #-1672 @ 0xfffff978 │ │ │ │ + cmpppl r0, sp, lsl #10 @ p-variant is OBSOLETE │ │ │ │ + teqcc ip, sp, lsl #6 │ │ │ │ + ldrbtmi r4, [r8], #-3042 @ 0xfffff41e │ │ │ │ + orrls pc, r8, #14614528 @ 0xdf0000 │ │ │ │ + ldrbtmi sl, [r9], #3088 @ 0xc10 │ │ │ │ + ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ + @ instruction: 0xf04f600b │ │ │ │ + @ instruction: 0xf0050300 │ │ │ │ + @ instruction: 0xf854fecf │ │ │ │ + blcc 17a6c <__time64@plt+0x16224> │ │ │ │ + movwcs fp, #7960 @ 0x1f18 │ │ │ │ + @ instruction: 0xf8d89304 │ │ │ │ + movwlt r3, #45152 @ 0xb060 │ │ │ │ + vmovcs.32 d16[0], r6 │ │ │ │ + tstlt sp, lr, lsl fp │ │ │ │ + ldmiblt sl, {r1, r3, r5, fp, ip, sp, lr}^ │ │ │ │ + @ instruction: 0xf042685a │ │ │ │ + subsvs r0, sl, r4, lsl #4 │ │ │ │ + @ instruction: 0xf86cf7fa │ │ │ │ + svcne 0x00264631 │ │ │ │ + orrpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ + ldrtmi r9, [r2], -r0 │ │ │ │ + @ instruction: 0xf7fe4640 │ │ │ │ + @ instruction: 0xf814fc7d │ │ │ │ + ldmiblt r3!, {r2, sl, fp, ip, sp} │ │ │ │ + strbmi r4, [r0], -sp, asr #23 │ │ │ │ + ldrbcc pc, [pc, pc, asr #32]! @ │ │ │ │ + andcc pc, r3, r9, asr r8 @ │ │ │ │ + @ instruction: 0xf7fa6a99 │ │ │ │ + msr (UNDEF: 96), r3 │ │ │ │ + svcne 0x0026685a │ │ │ │ + ldrtmi r4, [r1], -r8, lsr #12 │ │ │ │ + andeq pc, r4, #34 @ 0x22 │ │ │ │ + @ instruction: 0xf006605a │ │ │ │ + @ instruction: 0xf814fa8d │ │ │ │ + blcs 17ab4 <__time64@plt+0x1626c> │ │ │ │ + bmi ff0fce48 <__time64@plt+0xff0fb600> │ │ │ │ + eorsls pc, r0, sp, asr #17 │ │ │ │ + andls r4, fp, #2046820352 @ 0x7a000000 │ │ │ │ + ldrbtmi r4, [sl], #-2753 @ 0xfffff53f │ │ │ │ + bmi ff06d2cc <__time64@plt+0xff06ba84> │ │ │ │ + andls r4, r9, #2046820352 @ 0x7a000000 │ │ │ │ + andls r2, r3, #268435456 @ 0x10000000 │ │ │ │ + andpl pc, r0, #54525952 @ 0x3400000 │ │ │ │ + andls r3, sl, #60, 4 @ 0xc0000003 │ │ │ │ + @ instruction: 0xf8dd2200 │ │ │ │ + @ instruction: 0xf844b02c │ │ │ │ + blcs 13af4 <__time64@plt+0x122ac> │ │ │ │ + @ instruction: 0xf1a4d04d │ │ │ │ + ldrtmi r0, [r1], -r8, lsl #14 │ │ │ │ + @ instruction: 0x4640463a │ │ │ │ + mcr2 7, 6, pc, cr0, cr15, {7} @ │ │ │ │ + stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ + msrhi CPSR_s, r0 │ │ │ │ + @ instruction: 0xf8db6842 │ │ │ │ + addsmi r3, sl, #0 │ │ │ │ + @ instruction: 0xf50dd057 │ │ │ │ + movwcs r5, #2434 @ 0x982 │ │ │ │ + stccc 8, cr15, [r4], {9} │ │ │ │ + @ instruction: 0xff30f005 │ │ │ │ + andle r2, r3, fp, lsr r8 │ │ │ │ + @ instruction: 0xff2cf005 │ │ │ │ + cmnle fp, sl, lsl #16 │ │ │ │ + svccs 0x00006a2f │ │ │ │ + rschi pc, r9, r0 │ │ │ │ + ldmdblt fp, {r2, r8, r9, fp, ip, pc}^ │ │ │ │ + ldrdcc pc, [r0], #-136 @ 0xffffff78 @ │ │ │ │ + blvs fe675030 <__time64@plt+0xfe6737e8> │ │ │ │ + blle 152f28 <__time64@plt+0x1516e0> │ │ │ │ + @ instruction: 0xf0136aab │ │ │ │ + movwls r0, #17154 @ 0x4302 │ │ │ │ + rschi pc, r9, r0, asr #32 │ │ │ │ + movtpl pc, #5389 @ 0x150d @ │ │ │ │ + @ instruction: 0x33286a68 │ │ │ │ + andeq pc, r4, #1073741866 @ 0x4000002a │ │ │ │ + ldmdavs fp, {r0, r6, r9, sl, lr} │ │ │ │ + @ instruction: 0xf8549300 │ │ │ │ + ldrmi r3, [r8, ip, lsl #24]! │ │ │ │ + stccc 8, cr15, [ip], {84} @ 0x54 │ │ │ │ + bls f5000 <__time64@plt+0xf37b8> │ │ │ │ + mlacc r8, r5, r8, pc @ │ │ │ │ + orrseq lr, r3, #8192 @ 0x2000 │ │ │ │ + stmdacs r0, {r0, r1, r8, r9, ip, pc} │ │ │ │ + tstphi lr, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ + stccc 8, cr15, [r8], {84} @ 0x54 │ │ │ │ + @ instruction: 0xf8134423 │ │ │ │ + blcs 17b80 <__time64@plt+0x16338> │ │ │ │ + @ instruction: 0xf8d8d1b1 │ │ │ │ + ldmdavs sl, {r5, r6, ip, sp}^ │ │ │ │ + @ instruction: 0xf1000711 │ │ │ │ + ldrbeq r8, [r2, -pc, lsl #2] │ │ │ │ + tstphi ip, r0, asr #2 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xf7f96b9d │ │ │ │ + @ instruction: 0xf44fffd7 │ │ │ │ + andls r5, r0, r0, lsl #7 │ │ │ │ + ldrtmi r4, [r2], -r9, lsr #12 │ │ │ │ + @ instruction: 0xf7fe4640 │ │ │ │ + stmdacs r0, {r0, r3, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + rscshi pc, lr, r0, asr #6 │ │ │ │ + stccc 8, cr15, [r4], {20} │ │ │ │ + @ instruction: 0xf8d0e790 │ │ │ │ + stmdbls r5, {r3, ip, pc} │ │ │ │ + @ instruction: 0xf7f84648 │ │ │ │ + stmdacs r0, {r1, r2, r4, r5, r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ + stmdbls r9, {r0, r1, r2, r3, r4, r7, ip, lr, pc} │ │ │ │ + @ instruction: 0xf7f84648 │ │ │ │ + stmdacs r0, {r4, r5, r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ + @ instruction: 0xf7fed099 │ │ │ │ + stmdacs r1, {r0, r1, r2, r4, r5, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf8d8d195 │ │ │ │ + orrlt r3, fp, r0, rrx │ │ │ │ + @ instruction: 0xf8d3487b │ │ │ │ + ldrbtmi r9, [r8], #-76 @ 0xffffffb4 │ │ │ │ + @ instruction: 0xffc8f001 │ │ │ │ + addle r4, sl, r1, lsl #11 │ │ │ │ + ldrdcc pc, [r0], #-136 @ 0xffffff78 @ │ │ │ │ + @ instruction: 0xf8d34877 │ │ │ │ + ldrbtmi r9, [r8], #-76 @ 0xffffffb4 │ │ │ │ + @ instruction: 0xffbef001 │ │ │ │ + addle r4, r0, r1, lsl #11 │ │ │ │ + strbmi r4, [r0], -lr, ror #22 │ │ │ │ + ldrsbtls pc, [r0], -sp @ │ │ │ │ + andcc pc, r3, r9, asr r8 @ │ │ │ │ + @ instruction: 0xf7fa6859 │ │ │ │ + adds pc, lr, r5, lsr #28 │ │ │ │ + ldcl 7, cr15, [r6], #992 @ 0x3e0 │ │ │ │ + stcne 8, cr15, [r8], {84} @ 0x54 │ │ │ │ + stmdavs r0, {r1, r7, r9, sl, lr} │ │ │ │ + @ instruction: 0xf8131863 │ │ │ │ + @ instruction: 0xf8303c04 │ │ │ │ + ldreq r3, [fp], #19 │ │ │ │ + ldmdane r3!, {r2, r3, r8, sl, ip, lr, pc}^ │ │ │ │ + @ instruction: 0xf8134619 │ │ │ │ + @ instruction: 0xf8302f01 │ │ │ │ + ldreq r2, [r2], #18 │ │ │ │ + @ instruction: 0xf1c6d4f8 │ │ │ │ + ldrmi r0, [r9], #-769 @ 0xfffffcff │ │ │ │ + stcne 8, cr15, [r8], {68} @ 0x44 │ │ │ │ + movweq pc, #4550 @ 0x11c6 @ │ │ │ │ + eorhi pc, r0, sp, asr #17 │ │ │ │ + ldrdhi pc, [r8], -sp @ │ │ │ │ + strne lr, [r6, #-2509] @ 0xfffff633 │ │ │ │ + @ instruction: 0x463a461d │ │ │ │ + ldrtmi r4, [r0], -r1, asr #12 │ │ │ │ + stc2 0, cr15, [r8, #-20]! @ 0xffffffec │ │ │ │ + @ instruction: 0xf005b308 │ │ │ │ + ldmdacs fp!, {r0, r1, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf005d01d │ │ │ │ + @ instruction: 0xf854fe7f │ │ │ │ + stmdacs sl, {r3, sl, fp, ip, sp} │ │ │ │ + stmiane r2!, {r0, r1, r2, r4, ip, lr, pc}^ │ │ │ │ + ldrdgt pc, [r0], -sl │ │ │ │ + stccs 8, cr15, [r4], {18} │ │ │ │ + andsne pc, r2, ip, lsr r8 @ │ │ │ │ + strle r0, [sl, #-1160] @ 0xfffffb78 │ │ │ │ + @ instruction: 0x46184433 │ │ │ │ + svccs 0x0001f813 │ │ │ │ + andsne pc, r2, ip, lsr r8 @ │ │ │ │ + ldrbtle r0, [r8], #1161 @ 0x489 │ │ │ │ + @ instruction: 0xf8444428 │ │ │ │ + bcs 28bcb8 <__time64@plt+0x28a470> │ │ │ │ + bcs ef88fc <__time64@plt+0xef70b4> │ │ │ │ + ldmib sp, {r0, r1, r2, r4, r6, r7, r8, ip, lr, pc}^ │ │ │ │ + @ instruction: 0xf8541506 │ │ │ │ + @ instruction: 0xf8dd7c08 │ │ │ │ + bne 1fe8d2c <__time64@plt+0x1fe74e4> │ │ │ │ + @ instruction: 0xf77f2f00 │ │ │ │ + tstls r6, pc, lsr #30 │ │ │ │ + cdp2 0, 5, cr15, cr6, cr5, {0} │ │ │ │ + ldmdacs fp!, {r1, r2, r8, fp, ip, pc} │ │ │ │ + tstls r6, pc, lsl r0 │ │ │ │ + cdp2 0, 5, cr15, cr0, cr5, {0} │ │ │ │ + stmdacs sl, {r1, r2, r8, fp, ip, pc} │ │ │ │ + @ instruction: 0x463ad019 │ │ │ │ + vst3.16 {d20-d22}, [pc] │ │ │ │ + ldrtmi r5, [r1], #-896 @ 0xfffffc80 │ │ │ │ + andeq pc, r4, r9, lsr #3 │ │ │ │ + bl ff446cbc <__time64@plt+0xff445474> │ │ │ │ + @ instruction: 0xf8072300 │ │ │ │ + bvs bd7cf4 <__time64@plt+0xbd64ac> │ │ │ │ + @ instruction: 0xf47f2f00 │ │ │ │ + blmi c74948 <__time64@plt+0xc73100> │ │ │ │ + @ instruction: 0xf8dd4640 │ │ │ │ + @ instruction: 0xf8599030 │ │ │ │ + ldmibvs r9, {r0, r1, ip, sp} │ │ │ │ + stc2 7, cr15, [sl, #1000]! @ 0x3e8 │ │ │ │ + svccc 0x0001e023 │ │ │ │ + svcge 0x0006f43f │ │ │ │ + @ instruction: 0xf04fe7e1 │ │ │ │ + movwls r3, #1023 @ 0x3ff │ │ │ │ + movtpl pc, #5389 @ 0x150d @ │ │ │ │ + andeq pc, ip, #164, 2 @ 0x29 │ │ │ │ + strbmi r3, [r0], -r8, lsr #6 │ │ │ │ + mcr2 7, 4, pc, cr10, cr14, {7} @ │ │ │ │ + ldrdne pc, [r0], #-136 @ 0xffffff78 @ │ │ │ │ + strbmi r4, [r0], -r7, lsl #12 │ │ │ │ + ldc2 7, cr15, [r8, #996]! @ 0x3e4 │ │ │ │ + blle ad492c <__time64@plt+0xad30e4> │ │ │ │ + bvs bd1934 <__time64@plt+0xbd00ec> │ │ │ │ + ldrbt r9, [pc], r4, lsl #6 │ │ │ │ + @ instruction: 0x46404b1e │ │ │ │ + ldrsbtls pc, [r0], -sp @ │ │ │ │ + andcc pc, r3, r9, asr r8 @ │ │ │ │ + @ instruction: 0xf7fa6a59 │ │ │ │ + @ instruction: 0xf04ffd85 │ │ │ │ + blls d6d48 <__time64@plt+0xd5500> │ │ │ │ + @ instruction: 0xf854b11b │ │ │ │ + @ instruction: 0xf0060c0c │ │ │ │ + @ instruction: 0xf005fa8d │ │ │ │ + bmi 708398 <__time64@plt+0x706b50> │ │ │ │ + @ instruction: 0xf50d4b12 │ │ │ │ + ldrbtmi r5, [sl], #-320 @ 0xfffffec0 │ │ │ │ + ldmpl r3, {r2, r3, r4, r5, r8, ip, sp}^ │ │ │ │ + stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ + @ instruction: 0xf04f405a │ │ │ │ + tstle r1, r0, lsl #6 │ │ │ │ + @ instruction: 0xf50d4638 │ │ │ │ + andlt r5, r1, r1, asr #26 │ │ │ │ + svchi 0x00f0e8bd │ │ │ │ + strb r4, [r2, r7, lsl #12]! │ │ │ │ + strbmi r4, [r0], -sl, lsl #22 │ │ │ │ + ldrsbtls pc, [r0], -sp @ │ │ │ │ + andcc pc, r3, r9, asr r8 @ │ │ │ │ + @ instruction: 0xf7fa6b59 │ │ │ │ + @ instruction: 0xe7d6fd5d │ │ │ │ + bl 1dc6d7c <__time64@plt+0x1dc5534> │ │ │ │ + ldrb r2, [r4, r0, lsl #14] │ │ │ │ + andeq fp, r0, r6, ror #7 │ │ │ │ + andeq r8, r0, sl, lsr #22 │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + ldrdeq fp, [r0], -r2 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r1, r4, lsl fp │ │ │ │ + andeq r8, r0, lr, asr #21 │ │ │ │ + muleq r0, r4, sl │ │ │ │ + andeq r7, r0, sl, lsl #31 │ │ │ │ + andeq r7, r0, lr, ror #30 │ │ │ │ + muleq r0, r6, r0 │ │ │ │ + svcmi 0x00f0e92d │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + mcrreq 8, 4, pc, r0, cr12 @ │ │ │ │ + stcpl 5, cr15, [r0, #692] @ 0x2b4 │ │ │ │ + addlt r4, r7, r4, lsl r6 │ │ │ │ + strmi r4, [r8], r2, ror #20 │ │ │ │ + ldrbtmi r4, [sl], #-2402 @ 0xfffff69e │ │ │ │ + andls r4, r3, #160432128 @ 0x9900000 │ │ │ │ + bmi 1859fdc <__time64@plt+0x1858794> │ │ │ │ + orrpl pc, r0, #54525952 @ 0x3400000 │ │ │ │ + @ instruction: 0xf10d3314 │ │ │ │ + @ instruction: 0xf50d0a18 │ │ │ │ + stmpl sl, {r1, r7, ip, lr} │ │ │ │ + @ instruction: 0xf8d02100 │ │ │ │ + ldmdavs r2, {ip, sp, pc} │ │ │ │ + @ instruction: 0xf04f601a │ │ │ │ + stmdavc r2!, {r9} │ │ │ │ + stcne 8, cr15, [r8], {74} @ 0x4a │ │ │ │ + mrrcmi 9, 0, fp, r8, cr10 @ │ │ │ │ + @ instruction: 0xf1aa447c │ │ │ │ + strtmi r0, [r1], -r8, lsl #4 │ │ │ │ + @ instruction: 0xf7ff4640 │ │ │ │ + @ instruction: 0x4605fd1b │ │ │ │ + @ instruction: 0xf0002800 │ │ │ │ + bmi 14e9068 <__time64@plt+0x14e7820> │ │ │ │ + ldrbtmi r6, [sl], #-2113 @ 0xfffff7bf │ │ │ │ + addsmi r6, r1, #1179648 @ 0x120000 │ │ │ │ + @ instruction: 0xf85ad051 │ │ │ │ + @ instruction: 0xf1aa1c08 │ │ │ │ + vst1.8 {d16}, [pc], r4 │ │ │ │ + ldrtmi r5, [r8], -r0, lsl #5 │ │ │ │ + @ instruction: 0xf7f84421 │ │ │ │ + ldrtmi lr, [r8], -sl, lsl #23 │ │ │ │ + @ instruction: 0xf8e2f006 │ │ │ │ + ldrtmi r4, [r8], -sl, asr #18 │ │ │ │ + @ instruction: 0xf7f84479 │ │ │ │ + @ instruction: 0x4606ea9c │ │ │ │ + stmiavs sl!, {r3, r5, r6, r7, r8, fp, ip, sp, pc}^ │ │ │ │ + rsble r2, sl, r0, lsl #20 │ │ │ │ + ldrtmi r4, [r8], -r6, asr #22 │ │ │ │ + stmib sp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ + vst1.8 {d19-d22}, [pc], r0 │ │ │ │ + andcs r5, r1, #128, 6 │ │ │ │ + @ instruction: 0xf7f84619 │ │ │ │ + @ instruction: 0xf8d8ecde │ │ │ │ + @ instruction: 0xf04f3060 │ │ │ │ + strdlt r3, [r3, -pc] │ │ │ │ + @ instruction: 0x46386b9c │ │ │ │ + bl ff246e78 <__time64@plt+0xff245630> │ │ │ │ + strmi r2, [r2], -r0, lsl #6 │ │ │ │ + @ instruction: 0x46204639 │ │ │ │ + stcl 7, cr15, [r2], {248} @ 0xf8 │ │ │ │ + stmdbvs lr!, {r2, r3, sp, lr, pc}^ │ │ │ │ + subsle r2, r8, r0, lsl #28 │ │ │ │ + strbmi r6, [fp], -r8, lsr #19 │ │ │ │ + andlt pc, r0, sp, asr #17 │ │ │ │ + @ instruction: 0xf85a4641 │ │ │ │ + strtmi r2, [r2], #-3080 @ 0xfffff3f8 │ │ │ │ + @ instruction: 0x460647b0 │ │ │ │ + @ instruction: 0xf50d4a33 │ │ │ │ + blmi b5d4c8 <__time64@plt+0xb5bc80> │ │ │ │ + ldrbtmi r3, [sl], #-276 @ 0xfffffeec │ │ │ │ + ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ + subsmi r6, sl, fp, lsl #16 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + ldrtmi sp, [r0], -r9, asr #2 │ │ │ │ + stcpl 5, cr15, [r0, #52] @ 0x34 │ │ │ │ + pop {r0, r1, r2, ip, sp, pc} │ │ │ │ + stmvs r6, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldrtmi r4, [r0], -sl, lsr #18 │ │ │ │ + @ instruction: 0xf7f84479 │ │ │ │ + stmdacs r0, {r1, r2, r4, r6, r9, fp, sp, lr, pc} │ │ │ │ + stmdbmi r8!, {r0, r2, r5, r7, ip, lr, pc} │ │ │ │ + ldrbtmi r4, [r9], #-1584 @ 0xfffff9d0 │ │ │ │ + b 13c6ee0 <__time64@plt+0x13c5698> │ │ │ │ + addsle r2, lr, r0, lsl #16 │ │ │ │ + @ instruction: 0xf956f7fe │ │ │ │ + orrsle r2, sl, r1, lsl #16 │ │ │ │ + ldrdcs pc, [r0], #-136 @ 0xffffff78 @ │ │ │ │ + stmdami r2!, {r1, r3, r4, r5, r6, r8, ip, sp, pc} │ │ │ │ + ldrbtmi r6, [r8], #-3286 @ 0xfffff32a │ │ │ │ + cdp2 0, 2, cr15, cr8, cr1, {0} │ │ │ │ + addsle r4, r0, r6, lsl #5 │ │ │ │ + ldrdcs pc, [r0], #-136 @ 0xffffff78 @ │ │ │ │ + ldclvs 8, cr4, [r6], {30} │ │ │ │ + @ instruction: 0xf0014478 │ │ │ │ + addmi pc, r6, #496 @ 0x1f0 │ │ │ │ + blmi 73d150 <__time64@plt+0x73b908> │ │ │ │ + bls da838 <__time64@plt+0xd8ff0> │ │ │ │ + ldmdavs r9, {r0, r1, r4, r6, r7, fp, ip, lr}^ │ │ │ │ + stc2 7, cr15, [r8], {250} @ 0xfa │ │ │ │ + ldrbtcc pc, [pc], pc, asr #32 @ │ │ │ │ + andcs lr, sl, #188, 14 @ 0x2f00000 │ │ │ │ + stccs 8, cr15, [r4], {42} @ 0x2a │ │ │ │ + blmi 582dbc <__time64@plt+0x581574> │ │ │ │ + bls da854 <__time64@plt+0xd900c> │ │ │ │ + bvs 165f2a4 <__time64@plt+0x165da5c> │ │ │ │ + ldc2l 7, cr15, [sl], #-1000 @ 0xfffffc18 │ │ │ │ + blmi 482f20 <__time64@plt+0x4816d8> │ │ │ │ + bls da864 <__time64@plt+0xd901c> │ │ │ │ + ldmibvs r9, {r0, r1, r4, r6, r7, fp, ip, lr}^ │ │ │ │ + ldc2l 7, cr15, [r2], #-1000 @ 0xfffffc18 │ │ │ │ + @ instruction: 0xf7f8e7e8 │ │ │ │ + svclt 0x0000ea8c │ │ │ │ + andeq fp, r0, sl │ │ │ │ + andeq fp, r0, r4 │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + andeq r8, r0, r0, ror #14 │ │ │ │ + andeq r0, r1, r6, lsl #15 │ │ │ │ + andeq r8, r0, r0, lsr #14 │ │ │ │ + strdeq r7, [r0], -r0 │ │ │ │ + andeq sl, r0, lr, lsr #30 │ │ │ │ + muleq r0, r4, r6 │ │ │ │ + andeq r8, r0, r2, asr r6 │ │ │ │ + andeq r7, r0, sl, asr #24 │ │ │ │ + andeq r7, r0, r0, lsr ip │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ + bl feb601b0 <__time64@plt+0xfeb5e968> │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ + @ instruction: 0xf84c0000 │ │ │ │ + bmi a8c0bc <__time64@plt+0xa8a874> │ │ │ │ + stcpl 5, cr15, [r1, #692] @ 0x2b4 │ │ │ │ + addlt r4, r3, r9, lsr #22 │ │ │ │ + svcmi 0x0029447a │ │ │ │ + @ instruction: 0xf50d460c │ │ │ │ + smlabbcc r4, r1, r1, r5 │ │ │ │ + ldmpl r3, {r0, r1, r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ + andvs r6, fp, fp, lsl r8 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + eorsle r2, sp, r0, lsl #24 │ │ │ │ + stmdavc r0!, {r0, r2, r9, sl, lr} │ │ │ │ + stccs 3, cr11, [r0, #-96] @ 0xffffffa0 │ │ │ │ + stmdavc fp!, {r0, r2, r4, r5, ip, lr, pc} │ │ │ │ + eorle r2, pc, r0, lsl #22 │ │ │ │ + vmovge.32 d9[0], r4 │ │ │ │ + strpl lr, [r1], #-2509 @ 0xfffff633 │ │ │ │ + ldrbtmi r2, [fp], #-513 @ 0xfffffdff │ │ │ │ + vst2.8 {d25-d28}, [pc], r0 │ │ │ │ + ldrtmi r5, [r0], -r0, lsl #7 │ │ │ │ + @ instruction: 0xf7f84619 │ │ │ │ + blmi 6c407c <__time64@plt+0x6c2834> │ │ │ │ + ldcmi 6, cr4, [sl, #-160] @ 0xffffff60 │ │ │ │ + ldcmi 6, cr4, [sl], {33} @ 0x21 │ │ │ │ + ldmpl fp!, {r1, r4, r5, r9, sl, lr}^ │ │ │ │ + movwls r4, #29820 @ 0x747c │ │ │ │ + strcs r9, [r0], #-1028 @ 0xfffffbfc │ │ │ │ + ldmdbpl sp!, {r0, r1, sl, ip, pc}^ │ │ │ │ + strmi lr, [r1, #-2509] @ 0xfffff633 │ │ │ │ + @ instruction: 0xf7fb9400 │ │ │ │ + bmi 548e6c <__time64@plt+0x547624> │ │ │ │ + orrpl pc, r1, sp, lsl #10 │ │ │ │ + tstcc r4, ip, lsl #22 │ │ │ │ + ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ + stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ + @ instruction: 0xf04f405a │ │ │ │ + mrsle r0, (UNDEF: 59) │ │ │ │ + stcpl 5, cr15, [r1, #52] @ 0x34 │ │ │ │ + ldcllt 0, cr11, [r0, #12]! │ │ │ │ + ldrbtmi r4, [sp], #-3340 @ 0xfffff2f4 │ │ │ │ + stcmi 7, cr14, [ip, #-816] @ 0xfffffcd0 │ │ │ │ + @ instruction: 0xe7c9447d │ │ │ │ + strb r4, [r6, r0, lsr #12]! │ │ │ │ + b 4c7044 <__time64@plt+0x4c57fc> │ │ │ │ + andeq sl, r0, r4, lsr lr │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + andeq sl, r0, r8, lsr #28 │ │ │ │ + andeq r8, r0, lr, asr r5 │ │ │ │ + @ instruction: 0x000001b0 │ │ │ │ + andeq r0, r0, r0, asr #3 │ │ │ │ + andeq r7, r0, ip, lsl #16 │ │ │ │ + andeq sl, r0, r0, asr #27 │ │ │ │ + ldrdeq r7, [r0], -lr │ │ │ │ + ldrdeq r7, [r0], -r8 │ │ │ │ + ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + svceq 0x00d8f8cc │ │ │ │ + addlt r4, r2, pc, asr sp │ │ │ │ + ldrbtmi r4, [sp], #-1540 @ 0xfffff9fc │ │ │ │ + @ instruction: 0xf0002800 │ │ │ │ + ldrmi r8, [lr], -r0, lsr #1 │ │ │ │ + @ instruction: 0x46174b5c │ │ │ │ + stmiapl fp!, {r1, r6, r7, r8, fp, sp, lr}^ │ │ │ │ + @ instruction: 0xf040429a │ │ │ │ + blmi 16a931c <__time64@plt+0x16a7ad4> │ │ │ │ + stmiapl fp!, {r1, r7, r9, fp, sp, lr}^ │ │ │ │ + @ instruction: 0xf040429a │ │ │ │ + blls 329310 <__time64@plt+0x327ac8> │ │ │ │ + streq lr, [r6, #-2643] @ 0xfffff5ad │ │ │ │ + addhi pc, lr, r0 │ │ │ │ + strmi r4, [r8], r8, lsl #12 │ │ │ │ + b fea470b8 <__time64@plt+0xfea45870> │ │ │ │ + svcvs 0x0080f5b0 │ │ │ │ + addhi pc, r5, r0, lsl #4 │ │ │ │ + andcs r2, r1, ip, lsr #2 │ │ │ │ + @ instruction: 0xf8a2f006 │ │ │ │ + @ instruction: 0xf1054605 │ │ │ │ + @ instruction: 0x46400110 │ │ │ │ + teqpls r4, pc @ @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xf7ff606c │ │ │ │ + @ instruction: 0x4603f917 │ │ │ │ + adcvs r4, fp, r8, lsr r6 │ │ │ │ + @ instruction: 0xf8baf006 │ │ │ │ + @ instruction: 0xf8df4629 │ │ │ │ + ldrbtmi r8, [r9], #292 @ 0x124 │ │ │ │ + strbmi r9, [sl], -sl, lsl #22 │ │ │ │ + ldrbtmi r6, [r8], #232 @ 0xe8 │ │ │ │ + strcs r6, [r1], -lr, ror #2 │ │ │ │ + movwcs r6, #53675 @ 0xd1ab │ │ │ │ + strtmi r9, [pc], -fp, lsl #16 │ │ │ │ + svccc 0x001cf841 │ │ │ │ + strls r2, [r0], -r4, lsl #6 │ │ │ │ + ldc2 7, cr15, [lr], {249} @ 0xf9 │ │ │ │ + stmdals fp, {r1, r6, r9, sl, lr} │ │ │ │ + @ instruction: 0xf1042308 │ │ │ │ + strls r0, [r0], -r4, lsr #2 │ │ │ │ + ldc2 7, cr15, [r6], {249} @ 0xf9 │ │ │ │ + eorvs r9, fp, #12, 22 @ 0x3000 │ │ │ │ + rsbvs r9, fp, #13312 @ 0x3400 │ │ │ │ + bmi e91d84 <__time64@plt+0xe9053c> │ │ │ │ + svccc 0x0028f847 │ │ │ │ + stmdals lr, {r0, r1, r4, r5, r9, sl, lr} │ │ │ │ + @ instruction: 0x4639447a │ │ │ │ + @ instruction: 0xf7f99600 │ │ │ │ + bmi dc8378 <__time64@plt+0xdc6b30> │ │ │ │ + movwcs r9, #10254 @ 0x280e │ │ │ │ + @ instruction: 0x4639447a │ │ │ │ + @ instruction: 0xf7f99600 │ │ │ │ + stmdals lr, {r0, r1, r2, r3, r4, r5, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ + ldrtmi r4, [r9], -sl, asr #12 │ │ │ │ + strls r2, [r0], -r4, lsl #6 │ │ │ │ + ldc2l 7, cr15, [r8], #-996 @ 0xfffffc1c │ │ │ │ + stmdals lr, {r1, r6, r9, sl, lr} │ │ │ │ + @ instruction: 0xf1042308 │ │ │ │ + @ instruction: 0x96000130 │ │ │ │ + ldc2l 7, cr15, [r0], #-996 @ 0xfffffc1c │ │ │ │ + ldrdhi pc, [r0], #-132 @ 0xffffff7c │ │ │ │ + svceq 0x0000f1b8 │ │ │ │ + stmiavs pc!, {r0, r1, r2, r3, r4, r5, ip, lr, pc} @ │ │ │ │ + stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ + ldrdge pc, [r8], -r8 │ │ │ │ + @ instruction: 0x46514638 │ │ │ │ + ldm ip!, {r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldrbmi r4, [r0], -r6, lsl #12 │ │ │ │ + @ instruction: 0xf7f8b326 │ │ │ │ + @ instruction: 0x4651ea3e │ │ │ │ + ldrtmi r4, [r8], -r2, lsl #12 │ │ │ │ + bl 847198 <__time64@plt+0x845950> │ │ │ │ + ldrtmi r4, [r8], -r3, lsl #12 │ │ │ │ + @ instruction: 0xf7f8b1d3 │ │ │ │ + @ instruction: 0x4651ea34 │ │ │ │ + ldrtmi r4, [r8], -r2, lsl #12 │ │ │ │ + bl 5c71ac <__time64@plt+0x5c5964> │ │ │ │ + svclt 0x00d42e00 │ │ │ │ + strcs r2, [r1], -r0, lsl #12 │ │ │ │ + svclt 0x00082800 │ │ │ │ + streq pc, [r1], -r6, asr #32 │ │ │ │ + @ instruction: 0xf8d8b156 │ │ │ │ + strbmi r3, [r1], r0 │ │ │ │ + @ instruction: 0x4698b1bb │ │ │ │ + strcs lr, [r0, #-2006] @ 0xfffff82a │ │ │ │ + andlt r4, r2, r8, lsr #12 │ │ │ │ + @ instruction: 0x87f0e8bd │ │ │ │ + svceq 0x0000f1b9 │ │ │ │ + strtmi sp, [r8], -r7 │ │ │ │ + andpl pc, r0, r9, asr #17 │ │ │ │ + andhi pc, r0, r5, asr #17 │ │ │ │ + pop {r1, ip, sp, pc} │ │ │ │ + strtvs r8, [r5], #-2032 @ 0xfffff810 │ │ │ │ + andhi pc, r0, r5, asr #17 │ │ │ │ + strtvs lr, [r5], #-2028 @ 0xfffff814 │ │ │ │ + @ instruction: 0xf8c8e7ea │ │ │ │ + strb r5, [r7, r0]! │ │ │ │ + andeq sl, r0, r6, asr sp │ │ │ │ + @ instruction: 0x000001b0 │ │ │ │ + andeq r0, r0, r0, asr #3 │ │ │ │ + andeq r7, r0, sl, lsl #27 │ │ │ │ + andeq r7, r0, sl, lsl #27 │ │ │ │ + andeq r8, r0, r8, lsr r4 │ │ │ │ + andeq r7, r0, r0, asr #26 │ │ │ │ + vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ + bl feb60440 <__time64@plt+0xfeb5ebf8> │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ + cdpmi 15, 6, cr0, cr4, cr8, {6} │ │ │ │ + stclmi 0, cr11, [r4, #-548]! @ 0xfffffddc │ │ │ │ + ldrbtmi r4, [sp], #-1150 @ 0xfffffb82 │ │ │ │ + tstlt ip, r4, lsr r8 │ │ │ │ + ldcllt 0, cr11, [r0, #36]! @ 0x24 │ │ │ │ + mulcs r1, r4, r1 │ │ │ │ + @ instruction: 0xffe6f005 │ │ │ │ + stmdacs r0, {r4, r5, sp, lr} │ │ │ │ + bmi 17bd640 <__time64@plt+0x17bbdf8> │ │ │ │ + svcmi 0x005f4b5e │ │ │ │ + stmiapl sl!, {r0, r1, r2, r3, r4, r6, r8, fp, lr} │ │ │ │ + bicvs r4, r2, pc, ror r4 │ │ │ │ + bmi 179a45c <__time64@plt+0x1798c14> │ │ │ │ + addvs r5, r2, #11141120 @ 0xaa0000 │ │ │ │ + stmiapl fp!, {r0, r2, r3, r4, r6, r9, fp, lr}^ │ │ │ │ + strls r9, [r3], #-775 @ 0xfffffcf9 │ │ │ │ + stmiapl sl!, {r2, r8, r9, sl, ip, pc} │ │ │ │ + andmi lr, r1, #3358720 @ 0x334000 │ │ │ │ + strls r4, [r0], #-2650 @ 0xfffff5a6 │ │ │ │ + @ instruction: 0xf7ff447a │ │ │ │ + stmib sp, {r0, r1, r3, r4, r5, r6, r7, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ + blmi 161a2a8 <__time64@plt+0x1618a60> │ │ │ │ + ldrbtmi r6, [fp], #-2096 @ 0xfffff7d0 │ │ │ │ + movwls r4, #10839 @ 0x2a57 │ │ │ │ + ldrbtmi r4, [sl], #-2391 @ 0xfffff6a9 │ │ │ │ + ldrbtmi r4, [r9], #-2903 @ 0xfffff4a9 │ │ │ │ + strmi lr, [r0], #-2509 @ 0xfffff633 │ │ │ │ + @ instruction: 0xf7ff447b │ │ │ │ + strls pc, [r4], #-3819 @ 0xfffff115 │ │ │ │ + blmi 152e2c0 <__time64@plt+0x152ca78> │ │ │ │ + ldrbtmi r6, [fp], #-2096 @ 0xfffff7d0 │ │ │ │ + movwls r4, #14931 @ 0x3a53 │ │ │ │ + ldrbtmi r4, [sl], #-2387 @ 0xfffff6ad │ │ │ │ + ldrbtmi r4, [r9], #-2899 @ 0xfffff4ad │ │ │ │ + ldrbtmi r9, [fp], #-1024 @ 0xfffffc00 │ │ │ │ + strtmi r9, [r3], -r2, lsl #6 │ │ │ │ + mrc2 7, 6, pc, cr10, cr15, {7} │ │ │ │ + strmi lr, [r3], #-2509 @ 0xfffff633 │ │ │ │ + bmi 141c01c <__time64@plt+0x141a7d4> │ │ │ │ + ldrbtmi r4, [fp], #-2384 @ 0xfffff6b0 │ │ │ │ + ldrbtmi r6, [sl], #-2096 @ 0xfffff7d0 │ │ │ │ + stmib sp, {r0, r3, r4, r5, r6, sl, lr}^ │ │ │ │ + strls r4, [r0], #-1025 @ 0xfffffbff │ │ │ │ + mcr2 7, 6, pc, cr12, cr15, {7} @ │ │ │ │ + bmi 135c028 <__time64@plt+0x135a7e0> │ │ │ │ + stmiapl fp!, {r0, r2, r3, r6, r8, fp, lr}^ │ │ │ │ + movwls r4, #29817 @ 0x7479 │ │ │ │ + strmi lr, [r3], #-2509 @ 0xfffff633 │ │ │ │ + stmib sp, {r1, r3, r5, r7, fp, ip, lr}^ │ │ │ │ + strls r4, [r0], #-513 @ 0xfffffdff │ │ │ │ + ldmdavs r0!, {r0, r3, r6, r9, fp, lr} │ │ │ │ + @ instruction: 0xf7ff447a │ │ │ │ + stmib sp, {r0, r1, r3, r4, r5, r7, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ + blmi 11da328 <__time64@plt+0x11d8ae0> │ │ │ │ + stmdbmi r8, {r0, r1, r2, r6, r9, fp, lr}^ │ │ │ │ + ldmdavs r0!, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ + movwls r4, #9338 @ 0x247a │ │ │ │ + @ instruction: 0x46234479 │ │ │ │ + strmi lr, [r0], #-2509 @ 0xfffff633 │ │ │ │ + mcr2 7, 5, pc, cr12, cr15, {7} @ │ │ │ │ + strmi lr, [r3], #-2509 @ 0xfffff633 │ │ │ │ + bmi 10dc044 <__time64@plt+0x10da7fc> │ │ │ │ + ldrbtmi r4, [fp], #-2371 @ 0xfffff6bd │ │ │ │ + ldrbtmi r6, [sl], #-2096 @ 0xfffff7d0 │ │ │ │ + ldrbtmi r9, [r9], #-770 @ 0xfffffcfe │ │ │ │ + stmib sp, {r0, r1, r5, r9, sl, lr}^ │ │ │ │ + @ instruction: 0xf7ff4400 │ │ │ │ + blmi 1008dc8 <__time64@plt+0x1007580> │ │ │ │ + stmdbmi r0, {r0, r1, r2, r3, r4, r5, r9, fp, lr}^ │ │ │ │ + ldrbtmi r5, [r9], #-2283 @ 0xfffff715 │ │ │ │ + strls r9, [r4, -r7, lsl #6] │ │ │ │ + stmiapl sl!, {r0, r1, sl, ip, pc} │ │ │ │ + andmi lr, r1, #3358720 @ 0x334000 │ │ │ │ + bmi f2e36c <__time64@plt+0xf2cb24> │ │ │ │ + ldrbtmi r6, [sl], #-2096 @ 0xfffff7d0 │ │ │ │ + mcr2 7, 4, pc, cr12, cr15, {7} @ │ │ │ │ + bmi edc060 <__time64@plt+0xeda818> │ │ │ │ + ldmdbmi fp!, {r4, r5, fp, sp, lr} │ │ │ │ + movwls r5, #30955 @ 0x78eb │ │ │ │ + stmib sp, {r0, r3, r4, r5, r6, sl, lr}^ │ │ │ │ + stmiapl sl!, {r0, r1, sl, lr} │ │ │ │ + andmi lr, r1, #3358720 @ 0x334000 │ │ │ │ + strls r4, [r0], #-2615 @ 0xfffff5c9 │ │ │ │ + @ instruction: 0xf7ff447a │ │ │ │ + blmi dc8d84 <__time64@plt+0xdc753c> │ │ │ │ + ldmdavs r0!, {r1, r2, r4, r5, r9, fp, lr} │ │ │ │ + stmiapl fp!, {r1, r2, r4, r5, r8, fp, lr}^ │ │ │ │ + ldrbtmi r9, [r9], #-775 @ 0xfffffcf9 │ │ │ │ + strmi lr, [r3], #-2509 @ 0xfffff633 │ │ │ │ + stmib sp, {r1, r3, r5, r7, fp, ip, lr}^ │ │ │ │ + bmi cd9bb4 <__time64@plt+0xcd836c> │ │ │ │ + ldrbtmi r9, [sl], #-1024 @ 0xfffffc00 │ │ │ │ + mcr2 7, 3, pc, cr10, cr15, {7} @ │ │ │ │ + bmi c9c080 <__time64@plt+0xc9a838> │ │ │ │ + ldrbtmi r4, [fp], #-2354 @ 0xfffff6ce │ │ │ │ + ldrbtmi r6, [sl], #-2096 @ 0xfffff7d0 │ │ │ │ + stmib sp, {r0, r3, r4, r5, r6, sl, lr}^ │ │ │ │ + stmib sp, {r0, r1, sl, lr}^ │ │ │ │ + strls r4, [r0], #-1025 @ 0xfffffbff │ │ │ │ + mrc2 7, 2, pc, cr12, cr15, {7} │ │ │ │ + ldcllt 0, cr11, [r0, #36]! @ 0x24 │ │ │ │ + andeq r0, r1, r4, ror r3 │ │ │ │ + andeq sl, r0, sl, lsr #23 │ │ │ │ + @ instruction: 0x000001b0 │ │ │ │ + andeq r0, r0, r4, asr #3 │ │ │ │ + @ instruction: 0x000075b4 │ │ │ │ + andeq r8, r0, ip, asr r3 │ │ │ │ + andeq r0, r0, r0, asr #3 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + andeq r8, r0, r0, lsl #6 │ │ │ │ + @ instruction: 0xffffef1b │ │ │ │ + andeq r8, r0, r2, lsr r3 │ │ │ │ + andeq r8, r0, lr, ror #6 │ │ │ │ + @ instruction: 0xfffff00d │ │ │ │ + andeq r8, r0, lr, lsl #4 │ │ │ │ + andeq r8, r0, sl, asr r3 │ │ │ │ + andeq r8, r0, r6, lsl #7 │ │ │ │ + @ instruction: 0xffffed1b │ │ │ │ + @ instruction: 0xfffff1b7 │ │ │ │ + andeq r8, r0, r2, ror r3 │ │ │ │ + muleq r0, r8, r2 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + ldrdeq r8, [r0], -ip │ │ │ │ + muleq r0, r4, r3 │ │ │ │ + @ instruction: 0xffffede1 │ │ │ │ + andeq r8, r0, r0, asr #7 │ │ │ │ + andeq r8, r0, r0, lsl #8 │ │ │ │ + @ instruction: 0xffffecfb │ │ │ │ + strdeq r8, [r0], -r2 │ │ │ │ + andeq r8, r0, sl, lsr #8 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, ip, asr #3 │ │ │ │ + andeq r8, r0, r2, lsl #9 │ │ │ │ + andeq r8, r0, r2, lsl r4 │ │ │ │ + @ instruction: 0x000001b4 │ │ │ │ + andeq r0, r0, r4, ror #3 │ │ │ │ + muleq r0, ip, r4 │ │ │ │ + andeq r8, r0, r4, asr r4 │ │ │ │ + andeq r0, r0, r4, lsl #4 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0x000084ba │ │ │ │ + andeq r8, r0, r6, ror r4 │ │ │ │ + @ instruction: 0xfffff02f │ │ │ │ + andeq r8, r0, r6, lsr #9 │ │ │ │ + andeq r8, r0, r8, lsl #3 │ │ │ │ + svclt 0x00182900 │ │ │ │ + eorle r2, r6, r0, lsl #16 │ │ │ │ + @ instruction: 0xb3236c03 │ │ │ │ + vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ + bl feb606a0 <__time64@plt+0xfeb5ee58> │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ + addmi r0, fp, #248, 30 @ 0x3e0 │ │ │ │ + svclt 0x0004460c │ │ │ │ + strvs r6, [r3], #-2059 @ 0xfffff7f5 │ │ │ │ + ldrmi sp, [sl], -sl │ │ │ │ + adcmi r6, r3, #1769472 @ 0x1b0000 │ │ │ │ + blcs 3d4cc <__time64@plt+0x3bc84> │ │ │ │ + @ instruction: 0xf04fd1f9 │ │ │ │ + ldclt 0, cr3, [r0, #-1020] @ 0xfffffc04 │ │ │ │ + andsvs r6, r3, r3, lsr #16 │ │ │ │ + smlatblt r8, r0, r8, r6 │ │ │ │ + cdp2 0, 13, cr15, cr0, cr5, {0} │ │ │ │ + smlattlt r8, r0, r8, r6 │ │ │ │ + cdp2 0, 12, cr15, cr12, cr5, {0} │ │ │ │ + @ instruction: 0xf0054620 │ │ │ │ + andcs pc, r0, r9, asr #29 │ │ │ │ + @ instruction: 0xf04fbd10 │ │ │ │ + @ instruction: 0x477030ff │ │ │ │ + vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ + bl feb606f0 <__time64@plt+0xfeb5eea8> │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ + stcmi 15, cr0, [sl, #-960] @ 0xfffffc40 │ │ │ │ + stmdavs r8!, {r0, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ + stcvs 1, cr11, [r4], {112} @ 0x70 │ │ │ │ + @ instruction: 0x4621b134 │ │ │ │ + @ instruction: 0xf7ff6824 │ │ │ │ + stmdavs r8!, {r0, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + mvnsle r2, r0, lsl #24 │ │ │ │ + cdp2 0, 10, cr15, cr14, cr5, {0} │ │ │ │ + andcs r4, r0, #3072 @ 0xc00 │ │ │ │ + andsvs r4, sl, fp, ror r4 │ │ │ │ + svclt 0x0000bd38 │ │ │ │ + andeq r0, r1, r8, asr #1 │ │ │ │ + andeq r0, r1, r8, lsr #1 │ │ │ │ + stcls 4, cr11, [r1], {16} │ │ │ │ + strls fp, [r1], #-289 @ 0xfffffedf │ │ │ │ + blmi 1476a8 <__time64@plt+0x145e60> │ │ │ │ + blt 1547534 <__time64@plt+0x1545cec> │ │ │ │ + rscscc pc, pc, pc, asr #32 │ │ │ │ + blmi 1476b4 <__time64@plt+0x145e6c> │ │ │ │ + svclt 0x00004770 │ │ │ │ + stcls 4, cr11, [r1], {16} │ │ │ │ + strls fp, [r1], #-289 @ 0xfffffedf │ │ │ │ + blmi 1476c4 <__time64@plt+0x145e7c> │ │ │ │ + ldclt 7, cr15, [ip], #-1020 @ 0xfffffc04 │ │ │ │ + rscscc pc, pc, pc, asr #32 │ │ │ │ + blmi 1476d0 <__time64@plt+0x145e88> │ │ │ │ + svclt 0x00004770 │ │ │ │ + ldrbtmi r4, [fp], #-2817 @ 0xfffff4ff │ │ │ │ + @ instruction: 0x47706818 │ │ │ │ + andeq r0, r1, lr, asr r0 │ │ │ │ + ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + svceq 0x00e0f8cc │ │ │ │ + ldrbtmi r4, [ip], #-3101 @ 0xfffff3e3 │ │ │ │ + bicslt r6, r5, r5, lsr #16 │ │ │ │ + strmi r4, [r8], r7, lsl #12 │ │ │ │ + @ instruction: 0x469a4691 │ │ │ │ + stmdavs r1!, {r2, r3, r5, r9, sl, lr}^ │ │ │ │ + @ instruction: 0xf7f74638 │ │ │ │ + strmi lr, [r6], -r4, lsl #30 │ │ │ │ + stmdblt r6, {r6, r9, sl, lr}^ │ │ │ │ + @ instruction: 0xf7f768a1 │ │ │ │ + stmdblt r0!, {r1, r2, r3, r4, r5, r6, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ + blcs 23934 <__time64@plt+0x220ec> │ │ │ │ + strbmi fp, [fp, #-3864] @ 0xfffff0e8 │ │ │ │ + stmdavs r4!, {r1, r2, ip, lr, pc} │ │ │ │ + mvnle r2, r0, lsl #24 │ │ │ │ + svceq 0x0000f1ba │ │ │ │ + strcs sp, [r0], #-16 │ │ │ │ + pop {r5, r9, sl, lr} │ │ │ │ + stmiavs r9!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ + @ instruction: 0xf0054640 │ │ │ │ + ldrdlt pc, [r0, -r3]! │ │ │ │ + blcs 2397c <__time64@plt+0x22134> │ │ │ │ + strbmi fp, [fp, #-3864] @ 0xfffff0e8 │ │ │ │ + stmdavs sp!, {r0, r3, ip, lr, pc} │ │ │ │ + rscle r2, lr, r0, lsl #26 │ │ │ │ + ldrtmi r6, [r8], -r9, ror #16 │ │ │ │ + @ instruction: 0xf9c6f005 │ │ │ │ + rscsle r2, r6, r0, lsl #16 │ │ │ │ + strtmi lr, [ip], -fp, ror #15 │ │ │ │ + pop {r5, r9, sl, lr} │ │ │ │ + svclt 0x000087f0 │ │ │ │ + andeq r0, r1, r6, asr #32 │ │ │ │ + svcmi 0x00f0e92d │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + ldceq 8, cr15, [r8], #-304 @ 0xfffffed0 │ │ │ │ + stcpl 5, cr15, [r0, #692] @ 0x2b4 │ │ │ │ + umulllt r4, r5, r2, r6 │ │ │ │ + @ instruction: 0x46994a37 │ │ │ │ + ldrbtmi r4, [sl], #-2871 @ 0xfffff4c9 │ │ │ │ + ldmdaeq r0, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ + strbmi r9, [r5], -r1, lsl #2 │ │ │ │ + orrpl pc, r0, sp, lsl #10 │ │ │ │ + ldmpl r3, {r9, sl, sp}^ │ │ │ │ + streq pc, [r4], #-424 @ 0xfffffe58 │ │ │ │ + strmi r3, [r7], -ip, lsl #2 │ │ │ │ + andvs r6, fp, fp, lsl r8 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + orrpl pc, r1, #54525952 @ 0x3400000 │ │ │ │ + stcvs 8, cr15, [r8, #-276] @ 0xfffffeec │ │ │ │ + tstcc r8, #34603008 @ 0x2100000 │ │ │ │ + @ instruction: 0xf8d3462a │ │ │ │ + @ instruction: 0xf005b000 │ │ │ │ + stmdacs r0, {r0, r1, r3, r5, fp, ip, sp, lr, pc} │ │ │ │ + stmdbls r1, {r3, r6, ip, lr, pc} │ │ │ │ + @ instruction: 0x46204652 │ │ │ │ + orrpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ + ldc2 7, cr15, [sl, #996]! @ 0x3e4 │ │ │ │ + strtmi r4, [r1], -sl, lsr #12 │ │ │ │ + @ instruction: 0xf0054638 │ │ │ │ + stmdacs r0, {r0, r2, r3, r4, fp, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf838d03a │ │ │ │ + blcs a98688 <__time64@plt+0xa96e40> │ │ │ │ + ldrtmi fp, [r0], -r8, lsl #30 │ │ │ │ + strtmi sp, [r0], -r2 │ │ │ │ + blx 1d45688 <__time64@plt+0x1d43e40> │ │ │ │ + andeq pc, r0, r9, asr #17 │ │ │ │ + ldrtmi r4, [r8], -sl, lsr #12 │ │ │ │ + @ instruction: 0xf0054621 │ │ │ │ + movtlt pc, #34827 @ 0x880b @ │ │ │ │ + stccc 8, cr15, [r4], {56} @ 0x38 │ │ │ │ + andsle r2, ip, fp, lsr #22 │ │ │ │ + svclt 0x00042b2d │ │ │ │ + @ instruction: 0xf88b2300 │ │ │ │ + andle r3, r3, r0 │ │ │ │ + ldrbmi r4, [r8], -r1, lsr #12 │ │ │ │ + svc 0x0056f7f7 │ │ │ │ + bmi 4916b4 <__time64@plt+0x48fe6c> │ │ │ │ + orrpl pc, r0, sp, lsl #10 │ │ │ │ + tstcc ip, pc, lsl #22 │ │ │ │ + ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ + stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ + @ instruction: 0xf04f405a │ │ │ │ + tstle r0, r0, lsl #6 │ │ │ │ + stcpl 5, cr15, [r0, #52] @ 0x34 │ │ │ │ + pop {r0, r2, ip, sp, pc} │ │ │ │ + blmi 2ad698 <__time64@plt+0x2abe50> │ │ │ │ + ldmdavs r8, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ + @ instruction: 0xf8cb791b │ │ │ │ + @ instruction: 0xf88b0000 │ │ │ │ + strb r3, [r3, r4]! │ │ │ │ + rscscc pc, pc, pc, asr #32 │ │ │ │ + @ instruction: 0xf7f7e7e1 │ │ │ │ + svclt 0x0000eecc │ │ │ │ + ldrdeq sl, [r0], -lr │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + andeq sl, r0, ip, lsr r7 │ │ │ │ + andeq r7, r0, ip, asr r1 │ │ │ │ + ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + mcrreq 8, 4, pc, r0, cr12 @ │ │ │ │ + @ instruction: 0x460e4b5f │ │ │ │ + @ instruction: 0xf5ad495f │ │ │ │ + ldrbtmi r5, [fp], #-3457 @ 0xfffff27f │ │ │ │ + ldrbtmi r4, [r9], #-2654 @ 0xfffff5a2 │ │ │ │ + addpl pc, r0, sp, lsl #10 │ │ │ │ + ldmdavs ip, {r2, r3, r4, ip, sp} │ │ │ │ + ldmdavs r2, {r1, r3, r7, fp, ip, lr} │ │ │ │ + @ instruction: 0xf04f6002 │ │ │ │ + stccs 2, cr0, [r0], {-0} │ │ │ │ + addshi pc, lr, r0 │ │ │ │ + andcs r4, r0, #38797312 @ 0x2500000 │ │ │ │ + stmdavs sp!, {r1, r3, r5, r6, r8, sp, lr} │ │ │ │ + mvnsle r2, r0, lsl #26 │ │ │ │ + ldrsbls pc, [r4, #-143] @ 0xffffff71 @ │ │ │ │ + beq 745b88 <__time64@plt+0x744340> │ │ │ │ + strd r4, [r2], -r9 │ │ │ │ + stccs 8, cr6, [r0], {36} @ 0x24 │ │ │ │ + stmdavs r7!, {r0, r1, r4, r5, ip, lr, pc}^ │ │ │ │ + @ instruction: 0x46396930 │ │ │ │ + mrc 7, 0, APSR_nzcv, cr10, cr7, {7} │ │ │ │ + mvnsle r2, r0, lsl #16 │ │ │ │ + ldrdhi pc, [r8], -r4 │ │ │ │ + @ instruction: 0x46416970 │ │ │ │ + mrc 7, 0, APSR_nzcv, cr2, cr7, {7} │ │ │ │ + mvnle r2, r0, lsl #16 │ │ │ │ + @ instruction: 0xf00168e0 │ │ │ │ + stmdbvs r3!, {r0, r4, r5, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ + movweq lr, #14797 @ 0x39cd │ │ │ │ + orrpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ + stmib sp, {r0, r3, r4, r9, sl, lr}^ │ │ │ │ + andcs r7, r1, #65536 @ 0x10000 │ │ │ │ + @ instruction: 0xf8cd4650 │ │ │ │ + @ instruction: 0xf04f9000 │ │ │ │ + @ instruction: 0xf7f837ff │ │ │ │ + mrcvs 8, 1, lr, cr3, cr0, {2} │ │ │ │ + blvs fe7f5bb4 <__time64@plt+0xfe7f436c> │ │ │ │ + strcc r4, [r1, #-1616] @ 0xfffff9b0 │ │ │ │ + svc 0x003cf7f7 │ │ │ │ + strmi r2, [r2], -r0, lsl #6 │ │ │ │ + @ instruction: 0x46384651 │ │ │ │ + ldmda r6!, {r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + cmnvs r3, r1, lsl #6 │ │ │ │ + stccs 8, cr6, [r0], {36} @ 0x24 │ │ │ │ + blmi e3def4 <__time64@plt+0xe3c6ac> │ │ │ │ + ldmdavs ip, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ + sub fp, r2, ip, lsl r9 │ │ │ │ + stccs 8, cr6, [r0], {36} @ 0x24 │ │ │ │ + stmdbvs r3!, {r0, r1, r2, r4, r5, ip, lr, pc}^ │ │ │ │ + mvnsle r2, r0, lsl #22 │ │ │ │ + ldmdbvs r0!, {r0, r5, r6, fp, sp, lr} │ │ │ │ + @ instruction: 0xf8c6f005 │ │ │ │ + rscsle r2, r3, r0, lsl #16 │ │ │ │ + ldmdbvs r0!, {r0, r5, r7, fp, sp, lr}^ │ │ │ │ + @ instruction: 0xf8c0f005 │ │ │ │ + rscle r2, sp, r0, lsl #16 │ │ │ │ + ldmib r4, {r5, r6, r7, fp, sp, lr}^ │ │ │ │ + @ instruction: 0xf0017801 │ │ │ │ + stmdbvs r3!, {r0, r1, r4, r5, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmib sp, {r0, r9, sp}^ │ │ │ │ + blmi a4a414 <__time64@plt+0xa48bcc> │ │ │ │ + andhi pc, r8, sp, asr #17 │ │ │ │ + ldmcc pc!, {r0, r1, r2, r3, r6, ip, sp, lr, pc}^ @ │ │ │ │ + stmib sp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ + vst1.8 {d19}, [pc], r0 │ │ │ │ + svcge 0x00075380 │ │ │ │ + @ instruction: 0x46384619 │ │ │ │ + stmda lr, {r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + tstlt fp, r3, lsr lr │ │ │ │ + ldrsbthi pc, [r8], -r3 @ │ │ │ │ + strcc r4, [r1, #-1592] @ 0xfffff9c8 │ │ │ │ + mrc 7, 7, APSR_nzcv, cr10, cr7, {7} │ │ │ │ + @ instruction: 0x46024639 │ │ │ │ + strbmi r2, [r0], -r0, lsl #6 │ │ │ │ + svc 0x00f4f7f7 │ │ │ │ + stccs 8, cr6, [r0], {36} @ 0x24 │ │ │ │ + blmi 6bdf64 <__time64@plt+0x6bc71c> │ │ │ │ + ldmdavs fp, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ + cmpvs ip, fp, lsl r1 │ │ │ │ + blcs 238c0 <__time64@plt+0x22078> │ │ │ │ + strdlt sp, [sp, fp] │ │ │ │ + @ instruction: 0xf50d4a16 │ │ │ │ + blmi 41de60 <__time64@plt+0x41c618> │ │ │ │ + ldrbtmi r3, [sl], #-284 @ 0xfffffee4 │ │ │ │ + ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ + subsmi r6, sl, fp, lsl #16 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + andcs sp, r0, r0, lsl r1 │ │ │ │ + stcpl 5, cr15, [r1, #52] @ 0x34 │ │ │ │ + @ instruction: 0x87f0e8bd │ │ │ │ + @ instruction: 0xf04f6e33 │ │ │ │ + strdlt r3, [r3, -pc] │ │ │ │ + stmdbmi ip, {r3, r4, r7, r8, r9, fp, sp, lr} │ │ │ │ + andcs r2, r1, #0, 6 │ │ │ │ + @ instruction: 0xf7f74479 │ │ │ │ + strb lr, [r1, ip, asr #31]! │ │ │ │ + ldcl 7, cr15, [r8, #988]! @ 0x3dc │ │ │ │ + andeq pc, r0, r2, lsr #29 │ │ │ │ + ldrdeq sl, [r0], -r2 │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + andeq r8, r0, r8, asr #2 │ │ │ │ + strdeq pc, [r0], -ip │ │ │ │ + andeq r8, r0, ip, lsl #1 │ │ │ │ + andeq pc, r0, ip, ror sp @ │ │ │ │ + muleq r0, r6, r5 │ │ │ │ + andeq r8, r0, r0, ror r8 │ │ │ │ + mvnsmi lr, sp, lsr #18 │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + stceq 8, cr15, [r8], #-304 @ 0xfffffed0 │ │ │ │ + @ instruction: 0xf5ad4a2e │ │ │ │ + blmi ba0de8 <__time64@plt+0xb9f5a0> │ │ │ │ + ldrbtmi fp, [sl], #-132 @ 0xffffff7c │ │ │ │ + strbpl pc, [r0], #-1293 @ 0xfffffaf3 @ │ │ │ │ + strcc r4, [ip], #-1541 @ 0xfffff9fb │ │ │ │ + andcs r2, r1, r8, lsl r1 │ │ │ │ + ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ + @ instruction: 0xf04f6023 │ │ │ │ + @ instruction: 0xf0050300 │ │ │ │ + stmdacs r0, {r0, r1, r4, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ + cdpge 0, 0, cr13, cr4, cr3, {2} │ │ │ │ + strpl pc, [r0, sp, lsl #10] │ │ │ │ + strcc r4, [ip, -r4, lsl #12] │ │ │ │ + @ instruction: 0xf1a64628 │ │ │ │ + @ instruction: 0xf50d0804 │ │ │ │ + @ instruction: 0xf1a65500 │ │ │ │ + strcc r0, [ip, #-776] @ 0xfffffcf8 │ │ │ │ + @ instruction: 0x4641463a │ │ │ │ + @ instruction: 0xf7ff9500 │ │ │ │ + andcc pc, r1, r5, ror #28 │ │ │ │ + strbmi sp, [r0], -ip, lsr #32 │ │ │ │ + stc2 0, cr15, [r0], #20 │ │ │ │ + ldrtmi r4, [r8], -r3, lsl #12 │ │ │ │ + @ instruction: 0xf0056063 │ │ │ │ + @ instruction: 0xf856fc9b │ │ │ │ + strmi r3, [r2], -r8, lsl #24 │ │ │ │ + stmib r4, {r3, r5, r9, sl, lr}^ │ │ │ │ + @ instruction: 0xf0052302 │ │ │ │ + bmi 548ba0 <__time64@plt+0x547358> │ │ │ │ + ldrbtmi r6, [sl], #-288 @ 0xfffffee0 │ │ │ │ + tstlt fp, r3, lsl r8 │ │ │ │ + ldmdavs fp, {r1, r3, r4, r9, sl, lr} │ │ │ │ + mvnsle r2, r0, lsl #22 │ │ │ │ + andsvs r2, r4, r0 │ │ │ │ + @ instruction: 0xf50d4a0f │ │ │ │ + blmi 31de70 <__time64@plt+0x31c628> │ │ │ │ + ldrbtmi r3, [sl], #-268 @ 0xfffffef4 │ │ │ │ + ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ + subsmi r6, sl, fp, lsl #16 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + @ instruction: 0xf50dd10a │ │ │ │ + andlt r5, r4, r0, asr #26 │ │ │ │ + ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ + @ instruction: 0xf0054620 │ │ │ │ + @ instruction: 0xf04ffc6f │ │ │ │ + @ instruction: 0xe7e730ff │ │ │ │ + ldcl 7, cr15, [r6, #-988]! @ 0xfffffc24 │ │ │ │ + andeq sl, r0, lr, lsl #10 │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + andeq pc, r0, lr, ror #24 │ │ │ │ + andeq sl, r0, r6, lsl #9 │ │ │ │ + ldrlt fp, [r0, #-824] @ 0xfffffcc8 │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + svceq 0x00f8f8cc │ │ │ │ + @ instruction: 0x46044a11 │ │ │ │ + ldmdavs r3, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ + addmi fp, r3, #-1073741810 @ 0xc000000e │ │ │ │ + @ instruction: 0x461ad016 │ │ │ │ + adcmi r6, r3, #1769472 @ 0x1b0000 │ │ │ │ + blcs 3da1c <__time64@plt+0x3c1d4> │ │ │ │ + stmdavs r0!, {r0, r3, r4, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ + @ instruction: 0xf005b108 │ │ │ │ + stmiavs r0!, {r0, r3, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf005b108 │ │ │ │ + stmdbvs r0!, {r0, r2, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf005b108 │ │ │ │ + strtmi pc, [r0], -r1, asr #24 │ │ │ │ + ldc2 0, cr15, [lr], #-20 @ 0xffffffec │ │ │ │ + ldclt 0, cr2, [r0, #-0] │ │ │ │ + andsvs r6, r3, r3, lsr #16 │ │ │ │ + @ instruction: 0xf04fe7eb │ │ │ │ + @ instruction: 0x477030ff │ │ │ │ + andeq pc, r0, r4, lsl #24 │ │ │ │ + mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + ldceq 8, cr15, [r0], #-304 @ 0xfffffed0 │ │ │ │ + @ instruction: 0xf5ad4a29 │ │ │ │ + blmi a60f34 <__time64@plt+0xa5f6ec> │ │ │ │ + ldrbtmi fp, [sl], #-133 @ 0xffffff7b │ │ │ │ + cmpppl r0, sp, lsl #10 @ p-variant is OBSOLETE │ │ │ │ + stmibpl r0, {r0, r2, r3, r8, sl, ip, sp, lr, pc} │ │ │ │ + strpl pc, [r0], -sp, lsl #10 │ │ │ │ + @ instruction: 0xf109310c │ │ │ │ + ldmpl r3, {r2, r3, r8, fp}^ │ │ │ │ + stmdaeq ip, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0x464a3610 │ │ │ │ + andvs r6, fp, fp, lsl r8 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + blge 9173c <__time64@plt+0x8fef4> │ │ │ │ + strls r4, [r0, -r1, asr #12] │ │ │ │ + @ instruction: 0xf7ff4605 │ │ │ │ + mcrrne 13, 12, pc, r3, cr7 @ │ │ │ │ + bls bdac0 <__time64@plt+0xbc278> │ │ │ │ + @ instruction: 0x4649b35a │ │ │ │ + movwcs r4, #5696 @ 0x1640 │ │ │ │ + ldc2l 7, cr15, [r8, #-1020]! @ 0xfffffc04 │ │ │ │ + movwlt r4, #1540 @ 0x604 │ │ │ │ + stccc 8, cr15, [r4], {22} │ │ │ │ + stmdbvs r0, {r0, r1, r4, r6, r7, r8, ip, sp, pc} │ │ │ │ + @ instruction: 0xf005b108 │ │ │ │ + @ instruction: 0x4638fbf1 │ │ │ │ + blx ffcc5aaa <__time64@plt+0xffcc4262> │ │ │ │ + andcs r6, r0, r0, lsr #2 │ │ │ │ + @ instruction: 0xf50d4a10 │ │ │ │ + blmi 39dfa0 <__time64@plt+0x39c758> │ │ │ │ + ldrbtmi r3, [sl], #-268 @ 0xfffffef4 │ │ │ │ + ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ + subsmi r6, sl, fp, lsl #16 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + @ instruction: 0xf50dd10e │ │ │ │ + andlt r5, r5, r0, asr #26 │ │ │ │ + mvnshi lr, #12386304 @ 0xbd0000 │ │ │ │ + @ instruction: 0xff76f7ff │ │ │ │ + strtmi lr, [r8], -r9, ror #15 │ │ │ │ + mrc2 7, 7, pc, cr10, cr15, {7} │ │ │ │ + @ instruction: 0xf04fe7e6 │ │ │ │ + @ instruction: 0xe7e330ff │ │ │ │ + ldcl 7, cr15, [sl], {247} @ 0xf7 │ │ │ │ + andeq sl, r0, r2, asr #7 │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + andeq sl, r0, r6, asr r3 │ │ │ │ + mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + ldceq 8, cr15, [r8], #-304 @ 0xfffffed0 │ │ │ │ + bmi 141b354 <__time64@plt+0x1419b0c> │ │ │ │ + @ instruction: 0xf5ad4b50 │ │ │ │ + ldrbtmi r5, [sl], #-3328 @ 0xfffff300 │ │ │ │ + strmi fp, [ip], -r7, lsl #1 │ │ │ │ + tstppl r0, sp, lsl #10 @ p-variant is OBSOLETE │ │ │ │ + ldmpl r3, {r2, r4, r8, ip, sp}^ │ │ │ │ + andvs r6, fp, fp, lsl r8 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + stmdavc lr!, {r0, r2, r4, r8, ip, sp, pc} │ │ │ │ + cmple r1, r0, lsl #28 │ │ │ │ + ldrdhi pc, [r0, -pc]! @ │ │ │ │ + strpl pc, [r0, #1293] @ 0x50d │ │ │ │ + cdpge 15, 0, cr10, cr5, cr6, {0} │ │ │ │ + ldrcc r4, [r4, #-1272] @ 0xfffffb08 │ │ │ │ + @ instruction: 0xf817e016 │ │ │ │ + teqlt fp, #4, 24 @ 0x400 │ │ │ │ + @ instruction: 0x3c04e9d4 │ │ │ │ + vst2.8 {d25-d28}, [pc], r1 │ │ │ │ + andcs r5, r1, #128, 6 │ │ │ │ + stmib sp, {r0, r3, r4, r9, sl, lr}^ │ │ │ │ + strtmi ip, [r8], -r2, lsl #12 │ │ │ │ + andhi pc, r0, sp, asr #17 │ │ │ │ + mrc 7, 3, APSR_nzcv, cr4, cr7, {7} │ │ │ │ + @ instruction: 0xf7ff4628 │ │ │ │ + ssatmi pc, #10, r5, asr #30 @ │ │ │ │ + blle 1613b64 <__time64@plt+0x161231c> │ │ │ │ + @ instruction: 0xf04f6e23 │ │ │ │ + strdlt r3, [fp, -pc] │ │ │ │ + ldrsbtls pc, [r8], -r3 @ │ │ │ │ + @ instruction: 0xffdcf7f8 │ │ │ │ + orrpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ + ldrtmi r4, [r2], -r4, lsl #13 │ │ │ │ + strtmi r4, [r0], -r9, asr #12 │ │ │ │ + andgt pc, r0, sp, asr #17 │ │ │ │ + blx ffcc7b7e <__time64@plt+0xffcc6336> │ │ │ │ + ldclle 8, cr2, [r4], {0} │ │ │ │ + cmplt r3, r3, lsr #26 │ │ │ │ + rscscc pc, pc, #79 @ 0x4f │ │ │ │ + andscs lr, r8, #3194880 @ 0x30c000 │ │ │ │ + andscs lr, sl, #3194880 @ 0x30c000 │ │ │ │ + blcs 23c0c <__time64@plt+0x223c4> │ │ │ │ + strdcs sp, [r0], -r8 │ │ │ │ + @ instruction: 0xf50d4a29 │ │ │ │ + blmi 99dfac <__time64@plt+0x99c764> │ │ │ │ + ldrbtmi r3, [sl], #-276 @ 0xfffffeec │ │ │ │ + ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ + subsmi r6, sl, fp, lsl #16 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + @ instruction: 0xf50dd13d │ │ │ │ + andlt r5, r7, r0, lsl #26 │ │ │ │ + mvnshi lr, #12386304 @ 0xbd0000 │ │ │ │ + ldc 7, cr15, [r6, #-988] @ 0xfffffc24 │ │ │ │ + @ instruction: 0xf8326802 │ │ │ │ + ldreq r3, [r9], #22 │ │ │ │ + @ instruction: 0xf815d505 │ │ │ │ + @ instruction: 0xf8323f01 │ │ │ │ + ldreq r3, [fp], #19 │ │ │ │ + ldmib r4, {r0, r3, r4, r5, r6, r7, sl, ip, lr, pc}^ │ │ │ │ + @ instruction: 0xf50d1304 │ │ │ │ + bmi 6601ec <__time64@plt+0x65e9a4> │ │ │ │ + ldmdbeq r4, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ + strcc lr, [r2, #-2509] @ 0xfffff633 │ │ │ │ + orrpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ + @ instruction: 0x4648447a │ │ │ │ + smlabtcs r0, sp, r9, lr │ │ │ │ + ldrmi r2, [r9], -r1, lsl #4 │ │ │ │ + mrc 7, 0, APSR_nzcv, cr12, cr7, {7} │ │ │ │ + @ instruction: 0xf7ff4648 │ │ │ │ + stmdacs r0, {r0, r2, r3, r4, r5, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + mcrge 15, 0, fp, cr5, cr8, {5} │ │ │ │ + bmi 400700 <__time64@plt+0x3feeb8> │ │ │ │ + orrpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ + @ instruction: 0x46304619 │ │ │ │ + stmib sp, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ + andcs r2, r1, #0, 18 │ │ │ │ + mcr 7, 0, pc, cr10, cr7, {7} @ │ │ │ │ + @ instruction: 0x46204631 │ │ │ │ + mcr2 7, 0, pc, cr14, cr9, {7} @ │ │ │ │ + rscscc pc, pc, pc, asr #32 │ │ │ │ + @ instruction: 0xf7f7e7b4 │ │ │ │ + svclt 0x0000ec26 │ │ │ │ + strdeq sl, [r0], -r2 │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + andeq r7, r0, ip, ror sp │ │ │ │ + andeq sl, r0, sl, asr #4 │ │ │ │ + @ instruction: 0x00007cb4 │ │ │ │ + muleq r0, r8, ip │ │ │ │ + vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ + bl feb60e60 <__time64@plt+0xfeb5f618> │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ + blmi 14dc48 <__time64@plt+0x14c400> │ │ │ │ + ldmdavs ip, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ + strtmi fp, [r0], -ip, lsr #2 │ │ │ │ + @ instruction: 0xf7ff6824 │ │ │ │ + stccs 14, cr15, [r0], {155} @ 0x9b │ │ │ │ + ldclt 1, cr13, [r0, #-996] @ 0xfffffc1c │ │ │ │ + andeq pc, r0, ip, asr r9 @ │ │ │ │ + svcmi 0x00f0e92d │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + stceq 8, cr15, [r8], {76} @ 0x4c │ │ │ │ + @ instruction: 0xf5ad4a60 │ │ │ │ + blmi 18210a8 <__time64@plt+0x181f860> │ │ │ │ + ldrbtmi fp, [sl], #-137 @ 0xffffff77 │ │ │ │ + @ instruction: 0xf50d4604 │ │ │ │ + andscc r5, ip, r1 │ │ │ │ + ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ + @ instruction: 0xf04f6003 │ │ │ │ + stmdbcs r0, {r8, r9} │ │ │ │ + adchi pc, r6, r0 │ │ │ │ + @ instruction: 0xf0002c00 │ │ │ │ + stmdavc r3!, {r3, r4, r7, pc} │ │ │ │ + @ instruction: 0xf0002b00 │ │ │ │ + ldmdami r6, {r2, r4, r7, pc}^ │ │ │ │ + @ instruction: 0xf7f74478 │ │ │ │ + strmi lr, [r1], r2, ror #24 │ │ │ │ + @ instruction: 0xf0002800 │ │ │ │ + @ instruction: 0xf50d809a │ │ │ │ + vst1.32 {d21-d23}, [pc], r2 │ │ │ │ + ldrcc r5, [ip], -r0, lsl #3 │ │ │ │ + @ instruction: 0x4630ad18 │ │ │ │ + cdp2 0, 10, cr15, cr2, cr0, {0} │ │ │ │ + mcrrmi 6, 2, r4, lr, cr0 │ │ │ │ + ldrbtmi r4, [ip], #-2894 @ 0xfffff4b2 │ │ │ │ + stcvs 8, cr15, [ip], #-276 @ 0xfffffeec │ │ │ │ + ldrbtmi r4, [fp], #-1569 @ 0xfffff9df │ │ │ │ + mrrccc 8, 4, pc, r4, cr5 @ │ │ │ │ + stc2l 0, cr15, [ip], {5} │ │ │ │ + strmi r4, [r7], -r2, lsl #13 │ │ │ │ + @ instruction: 0x4621b3b0 │ │ │ │ + ldc 7, cr15, [r0, #-988]! @ 0xfffffc24 │ │ │ │ + strmi r4, [r7], -r0, lsl #13 │ │ │ │ + strcs fp, [r0, -r8, ror #6] │ │ │ │ + @ instruction: 0xf10dae17 │ │ │ │ + strbmi r0, [r2], -ip, lsl #22 │ │ │ │ + orrpl pc, r0, pc, asr #8 │ │ │ │ + @ instruction: 0xf7f74630 │ │ │ │ + mvnslt lr, r6, ror fp │ │ │ │ + stccc 8, cr15, [r4], {21} │ │ │ │ + rscsle r2, r4, r3, lsr #22 │ │ │ │ + movwcs r2, #4096 @ 0x1000 │ │ │ │ + andeq lr, r0, sp, asr #19 │ │ │ │ + eoreq pc, ip, #1073741865 @ 0x40000029 │ │ │ │ + @ instruction: 0x46304659 │ │ │ │ + @ instruction: 0xffa2f004 │ │ │ │ + stmdacs r0, {r2, r9, sl, lr} │ │ │ │ + @ instruction: 0xf7ffd0e7 │ │ │ │ + stmdblt r0, {r0, r1, r4, r5, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ + strtmi r3, [r0], -r1, lsl #14 │ │ │ │ + blx fe245d74 <__time64@plt+0xfe24452c> │ │ │ │ + vst1.16 {d20-d22}, [pc], r2 │ │ │ │ + ldrtmi r5, [r0], -r0, lsl #3 │ │ │ │ + bl 15c7d48 <__time64@plt+0x15c6500> │ │ │ │ + bicsle r2, pc, r0, lsl #16 │ │ │ │ + @ instruction: 0xf7f74640 │ │ │ │ + @ instruction: 0x4650ecbe │ │ │ │ + blx 1ec5d90 <__time64@plt+0x1ec4548> │ │ │ │ + strbmi r4, [r8], -sp, lsr #26 │ │ │ │ + blx 1ec5d98 <__time64@plt+0x1ec4550> │ │ │ │ + ldrbtmi r4, [sp], #-1664 @ 0xfffff980 │ │ │ │ + @ instruction: 0xf7f74629 │ │ │ │ + biclt lr, r8, r4, asr #25 │ │ │ │ + ldmdbeq r4!, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ + strcs sl, [r0], #-3587 @ 0xfffff1fd │ │ │ │ + strbmi r2, [sl], -r1, lsl #6 │ │ │ │ + stmib sp, {r0, r4, r5, r9, sl, lr}^ │ │ │ │ + @ instruction: 0xf0044400 │ │ │ │ + @ instruction: 0x4682ff75 │ │ │ │ + @ instruction: 0xf7ffb130 │ │ │ │ + stmdblt r0, {r0, r1, r2, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ + ldrbmi r3, [r0], -r1, lsl #14 │ │ │ │ + blx 1745dcc <__time64@plt+0x1744584> │ │ │ │ + andcs r4, r0, r9, lsr #12 │ │ │ │ + stc 7, cr15, [sl], #988 @ 0x3dc │ │ │ │ + mvnle r2, r0, lsl #16 │ │ │ │ + svceq 0x0000f1b8 │ │ │ │ + strbmi sp, [r0], -r2 │ │ │ │ + blx 1445de4 <__time64@plt+0x144459c> │ │ │ │ + @ instruction: 0xf50d4a19 │ │ │ │ + blmi 4de1dc <__time64@plt+0x4dc994> │ │ │ │ + ldrbtmi r3, [sl], #-284 @ 0xfffffee4 │ │ │ │ + ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ + subsmi r6, sl, fp, lsl #16 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + @ instruction: 0x4638d117 │ │ │ │ + stcpl 5, cr15, [r1, #-52] @ 0xffffffcc │ │ │ │ + pop {r0, r3, ip, sp, pc} │ │ │ │ + ldmdami r1, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + @ instruction: 0xf7f74478 │ │ │ │ + strmi lr, [r4], -lr, asr #23 │ │ │ │ + @ instruction: 0xf47f2800 │ │ │ │ + stcmi 15, cr10, [lr], {100} @ 0x64 │ │ │ │ + @ instruction: 0xe760447c │ │ │ │ + @ instruction: 0xff24f7ff │ │ │ │ + @ instruction: 0xf8dfe756 │ │ │ │ + ldrbtmi r9, [r9], #48 @ 0x30 │ │ │ │ + @ instruction: 0xf7f7e761 │ │ │ │ + svclt 0x0000eb36 │ │ │ │ + andeq sl, r0, r2, asr r1 │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + andeq r7, r0, r8, lsr ip │ │ │ │ + andeq r7, r0, r6, lsr #24 │ │ │ │ + andeq r7, r0, r6, lsl ip │ │ │ │ + andeq r7, r0, r2, asr #15 │ │ │ │ + andeq sl, r0, lr, lsl r0 │ │ │ │ + andeq r7, r0, r4, lsl #22 │ │ │ │ + andeq r7, r0, r4, asr #21 │ │ │ │ + andeq r7, r0, r6, asr #21 │ │ │ │ + vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ + bl feb61050 <__time64@plt+0xfeb5f808> │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ + movwcs r0, #4080 @ 0xff0 │ │ │ │ + @ instruction: 0x460a4614 │ │ │ │ + ldrdeq lr, [r4, -r0] │ │ │ │ + blx fe147e62 <__time64@plt+0xfe14661a> │ │ │ │ + stmdbvs r5, {r3, r5, r6, r8, ip, sp, pc} │ │ │ │ + cmplt r5, r8, lsr #12 │ │ │ │ + ldmdblt r9, {r0, r5, fp, ip, sp, lr} │ │ │ │ + @ instruction: 0xf814e008 │ │ │ │ + @ instruction: 0xb1291f01 │ │ │ │ + @ instruction: 0xf7f74628 │ │ │ │ + stmdacs r0, {r1, r5, r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ + ldclt 1, cr13, [r8, #-988]! @ 0xfffffc24 │ │ │ │ + ldclt 0, cr2, [r8, #-4]! │ │ │ │ + ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + ldceq 8, cr15, [r8], #-304 @ 0xfffffed0 │ │ │ │ + @ instruction: 0xf5ad4a30 │ │ │ │ + blmi c214a4 <__time64@plt+0xc1fc5c> │ │ │ │ + ldrbtmi fp, [sl], #-134 @ 0xffffff7a │ │ │ │ + @ instruction: 0xf50d6ccc │ │ │ │ + strmi r5, [r8], r0, lsl #1 │ │ │ │ + ldmpl r3, {r2, r4, ip, sp}^ │ │ │ │ + andvs r6, r3, fp, lsl r8 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + eorsle r2, pc, r0, lsl #24 │ │ │ │ + ldrdls pc, [r4], pc @ │ │ │ │ + beq 46004 <__time64@plt+0x447bc> │ │ │ │ + ldrbtmi sl, [r9], #3589 @ 0xe05 │ │ │ │ + mvnslt r6, r5, lsr #18 │ │ │ │ + vst1.16 {d22-d23}, [pc :128], r2 │ │ │ │ + andls r5, r3, #128, 6 │ │ │ │ + andcs r4, r1, #26214400 @ 0x1900000 │ │ │ │ + bvs 9db7a0 <__time64@plt+0x9d9f58> │ │ │ │ + strpl lr, [r1, -sp, asr #19] │ │ │ │ + ldrbcc pc, [pc, #79]! @ 9f37 <__time64@plt+0x86ef> @ │ │ │ │ + andls pc, r0, sp, asr #17 │ │ │ │ + stc 7, cr15, [r8], #988 @ 0x3dc │ │ │ │ + ldrdcc pc, [r0], #-136 @ 0xffffff78 @ │ │ │ │ + blvs fe776304 <__time64@plt+0xfe774abc> │ │ │ │ + beq 86324 <__time64@plt+0x84adc> │ │ │ │ + @ instruction: 0xf7f74630 │ │ │ │ + movwcs lr, #2964 @ 0xb94 │ │ │ │ + ldrtmi r4, [r1], -r2, lsl #12 │ │ │ │ + @ instruction: 0xf7f74628 │ │ │ │ + stmdavs r4!, {r1, r2, r3, r7, sl, fp, sp, lr, pc} │ │ │ │ + bicsle r2, fp, r0, lsl #24 │ │ │ │ + svceq 0x0000f1ba │ │ │ │ + bmi 53df64 <__time64@plt+0x53c71c> │ │ │ │ + orrpl pc, r0, sp, lsl #10 │ │ │ │ + tstcc r4, r0, lsl fp │ │ │ │ + ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ + stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ + @ instruction: 0xf04f405a │ │ │ │ + tstle r2, r0, lsl #6 │ │ │ │ + @ instruction: 0xf50d2000 │ │ │ │ + andlt r5, r6, r0, lsl #27 │ │ │ │ + @ instruction: 0x87f0e8bd │ │ │ │ + ldrdcc pc, [r0], #-136 @ 0xffffff78 @ │ │ │ │ + rscscc pc, pc, pc, asr #32 │ │ │ │ + blvs fe636358 <__time64@plt+0xfe634b10> │ │ │ │ + movwcs r4, #2312 @ 0x908 │ │ │ │ + ldrbtmi r2, [r9], #-513 @ 0xfffffdff │ │ │ │ + stcl 7, cr15, [r8], #-988 @ 0xfffffc24 │ │ │ │ + @ instruction: 0xf7f7e7df │ │ │ │ + svclt 0x0000ea96 │ │ │ │ + andeq r9, r0, r2, asr pc │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + andeq r7, r0, r6, asr sl │ │ │ │ + ldrdeq r9, [r0], -r4 │ │ │ │ + andeq r8, r0, sl, lsr #3 │ │ │ │ + mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + mcrreq 8, 4, pc, r0, cr12 @ │ │ │ │ + bmi 175b7ec <__time64@plt+0x1759fa4> │ │ │ │ + blmi 175ba00 <__time64@plt+0x175a1b8> │ │ │ │ + @ instruction: 0xf5ad447a │ │ │ │ + addlt r5, r9, r0, asr #26 │ │ │ │ + @ instruction: 0xf50d4606 │ │ │ │ + stcge 0, cr5, [r7, #-256] @ 0xffffff00 │ │ │ │ + svcge 0x000858d3 │ │ │ │ + @ instruction: 0xf640301c │ │ │ │ + ldmdavs fp, {r0, r1, r2, r3, r4, r5, r6, r7, r9, ip, sp, lr} │ │ │ │ + @ instruction: 0xf04f6003 │ │ │ │ + strtmi r0, [r8], -r0, lsl #6 │ │ │ │ + bl fe0c7fa4 <__time64@plt+0xfe0c675c> │ │ │ │ + @ instruction: 0x4628213a │ │ │ │ + @ instruction: 0xf8872300 │ │ │ │ + @ instruction: 0xf7f73ffb │ │ │ │ + stmdacs r0, {r1, r2, r4, r5, r8, r9, fp, sp, lr, pc} │ │ │ │ + stccs 0, cr13, [r0], {90} @ 0x5a │ │ │ │ + stmdavc r3!, {r0, r2, r4, r6, ip, lr, pc} │ │ │ │ + suble r2, pc, r0, lsl #22 │ │ │ │ + strpl pc, [r0, sp, lsl #10] │ │ │ │ + ldrcc r4, [ip, -r9, lsr #12] │ │ │ │ + addpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ + @ instruction: 0xf7f74638 │ │ │ │ + teqcs sl, sl @ │ │ │ │ + @ instruction: 0xf7f74638 │ │ │ │ + stmdacs r0, {r1, r5, r8, r9, fp, sp, lr, pc} │ │ │ │ + movwcs sp, #61 @ 0x3d │ │ │ │ + cdpcs 0, 0, cr7, cr0, cr3, {0} │ │ │ │ + stmdavc r3!, {r1, r3, r6, ip, lr, pc} │ │ │ │ + strtmi r4, [r9], -r2, asr #12 │ │ │ │ + blcs b5b8d4 <__time64@plt+0xb5a08c> │ │ │ │ + stmdavc r3!, {r0, r1, r2, r3, r5, r8, ip, lr, pc}^ │ │ │ │ + @ instruction: 0xf7fabb6b │ │ │ │ + mcrrne 13, 15, pc, r2, cr13 @ │ │ │ │ + stmiblt r8!, {r0, r2, r3, r5, ip, lr, pc} │ │ │ │ + ldrdcs lr, [r4, -r6] │ │ │ │ + strvc lr, [r3], #-2509 @ 0xfffff633 │ │ │ │ + @ instruction: 0xf50d483a │ │ │ │ + vst3.8 {d21-d23}, [pc], r0 │ │ │ │ + ldrcc r5, [ip], #-896 @ 0xfffffc80 │ │ │ │ + smlabtcs r1, sp, r9, lr │ │ │ │ + andcs r4, r1, #120, 8 @ 0x78000000 │ │ │ │ + ldrmi r9, [r9], -r0 │ │ │ │ + @ instruction: 0xf7f74620 │ │ │ │ + @ instruction: 0x4620ebfc │ │ │ │ + ldc2l 7, cr15, [ip], {255} @ 0xff │ │ │ │ + bmi c92054 <__time64@plt+0xc9080c> │ │ │ │ + cmpppl r0, sp, lsl #10 @ p-variant is OBSOLETE │ │ │ │ + tstcc ip, lr, lsr #22 │ │ │ │ + ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ + stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ + @ instruction: 0xf04f405a │ │ │ │ + mrsle r0, (UNDEF: 127) │ │ │ │ + stclpl 5, cr15, [r0, #-52] @ 0xffffffcc │ │ │ │ + pop {r0, r3, ip, sp, pc} │ │ │ │ + @ instruction: 0xf7fa83f0 │ │ │ │ + mcrrne 12, 9, pc, r2, cr5 @ │ │ │ │ + @ instruction: 0xf04fd1d1 │ │ │ │ + @ instruction: 0xe7e630ff │ │ │ │ + ldrbtmi r4, [ip], #-3110 @ 0xfffff3da │ │ │ │ + stcmi 7, cr14, [r6], #-688 @ 0xfffffd50 │ │ │ │ + @ instruction: 0xe7a9447c │ │ │ │ + vst2.8 {d20,d22}, [pc :128], r5 │ │ │ │ + strtmi r5, [r8], -r0, lsl #5 │ │ │ │ + @ instruction: 0xf7f74479 │ │ │ │ + @ instruction: 0xe79ceade │ │ │ │ + @ instruction: 0xf9ecf7f8 │ │ │ │ + stmdacs r0, {r1, r2, r9, sl, lr} │ │ │ │ + stmdavc r3!, {r1, r4, r6, r7, ip, lr, pc} │ │ │ │ + strtmi r4, [r9], -r2, asr #12 │ │ │ │ + blcs b5b974 <__time64@plt+0xb5a12c> │ │ │ │ + stmdavc r3!, {r0, r1, r2, r5, r8, ip, lr, pc}^ │ │ │ │ + @ instruction: 0xf7fabb2b │ │ │ │ + mcrrne 13, 10, pc, r3, cr13 @ │ │ │ │ + ldmiblt r8!, {r0, r2, r3, r4, r6, r7, ip, lr, pc} │ │ │ │ + strvc lr, [r3], #-2509 @ 0xfffff633 │ │ │ │ + stmdbpl r0, {r0, r2, r3, r8, sl, ip, sp, lr, pc} │ │ │ │ + ldrsbgt pc, [ip], #-143 @ 0xffffff71 @ │ │ │ │ + ldmdbeq ip, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ + andcs r6, r1, #1884160 @ 0x1cc000 │ │ │ │ + vst2.8 {d25-d28}, [pc], r2 │ │ │ │ + ldrbtmi r5, [ip], #896 @ 0x380 │ │ │ │ + ldmdbvs r0!, {r0, r3, r4, r9, sl, lr} │ │ │ │ + andgt lr, r0, sp, asr #19 │ │ │ │ + @ instruction: 0xf7f74648 │ │ │ │ + strbmi lr, [r8], -sl, lsr #23 │ │ │ │ + stc2 7, cr15, [sl], {255} @ 0xff │ │ │ │ + mcrcs 8, 0, r6, cr0, cr6, {7} │ │ │ │ + stmdavc r3!, {r1, r3, r5, r7, ip, lr, pc} │ │ │ │ + strtmi r4, [r9], -r2, asr #12 │ │ │ │ + blcs b5b9c4 <__time64@plt+0xb5a17c> │ │ │ │ + @ instruction: 0xf7fad0d7 │ │ │ │ + ldrb pc, [r8, sp, asr #24] @ │ │ │ │ + ldmib ip!, {r0, r1, r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + andeq r9, r0, r8, asr lr │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + strdeq r7, [r0], -r8 │ │ │ │ + muleq r0, ip, sp │ │ │ │ + andeq r7, r0, r2, ror r8 │ │ │ │ + andeq r7, r0, ip, ror #16 │ │ │ │ + muleq r0, r4, r8 │ │ │ │ + andeq r7, r0, r6, asr r8 │ │ │ │ + mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + ldceq 8, cr15, [r8], #-304 @ 0xfffffed0 │ │ │ │ + stcmi 5, cr15, [r0, #692] @ 0x2b4 │ │ │ │ + addlt r4, r7, r4, lsl r6 │ │ │ │ + vstrge s8, [r6, #-376] @ 0xfffffe88 │ │ │ │ + ldrbtmi r2, [sl], #-768 @ 0xfffffd00 │ │ │ │ + @ instruction: 0xf50d460e │ │ │ │ + @ instruction: 0xf8454180 │ │ │ │ + tstcc r4, r8, lsl #24 │ │ │ │ + ldmpl r3, {r1, r3, r4, r6, r8, r9, fp, lr}^ │ │ │ │ + andvs r6, fp, fp, lsl r8 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + @ instruction: 0xf816f7fd │ │ │ │ + cmnle fp, r1, lsl #16 │ │ │ │ + rsble r2, r8, r0, lsl #24 │ │ │ │ + blcs 28220 <__time64@plt+0x269d8> │ │ │ │ + @ instruction: 0xf1a5d065 │ │ │ │ + stccc 7, cr0, [r4, #-32] @ 0xffffffe0 │ │ │ │ + @ instruction: 0x4629463a │ │ │ │ + @ instruction: 0xf0044620 │ │ │ │ + stmdacs r0, {r0, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf50dd05b │ │ │ │ + ldrtmi r5, [sl], -r0, lsl #17 │ │ │ │ + ldmdaeq r8, {r3, r8, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf1a84620 │ │ │ │ + strbmi r0, [r9], -r4, lsl #18 │ │ │ │ + blx 1d461d0 <__time64@plt+0x1d44988> │ │ │ │ + suble r2, r2, r0, lsl #16 │ │ │ │ + stccs 8, cr15, [r4], {88} @ 0x58 │ │ │ │ + msreq CPSR_fsc, #1879048196 @ 0x70000004 │ │ │ │ + cmnpvc r2, #207618048 @ p-variant is OBSOLETE @ 0xc600000 │ │ │ │ + mlale r4, sl, r2, r4 │ │ │ │ + @ instruction: 0xf50d4620 │ │ │ │ + ldrcc r5, [r8], #-1024 @ 0xfffffc00 │ │ │ │ + svcne 0x0021463a │ │ │ │ + blx 18c61f4 <__time64@plt+0x18c49ac> │ │ │ │ + movwcs fp, #2984 @ 0xba8 │ │ │ │ + strtmi r4, [r9], -sl, asr #12 │ │ │ │ + @ instruction: 0xf7ff4630 │ │ │ │ + stmdacs r0, {r0, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + andcs fp, r0, r8, lsr #31 │ │ │ │ + bmi f00f64 <__time64@plt+0xeff71c> │ │ │ │ + orrmi pc, r0, sp, lsl #10 │ │ │ │ + tstcc r4, r8, lsr fp │ │ │ │ + ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ + stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ + @ instruction: 0xf04f405a │ │ │ │ + cmnle r2, r0, lsl #6 │ │ │ │ + stcmi 5, cr15, [r0, #52] @ 0x34 │ │ │ │ + pop {r0, r1, r2, ip, sp, pc} │ │ │ │ + @ instruction: 0xf8b883f0 │ │ │ │ + @ instruction: 0xf6472000 │ │ │ │ + addsmi r1, sl, #120, 6 @ 0xe0000001 │ │ │ │ + @ instruction: 0xf898d1d4 │ │ │ │ + blcs 16238 <__time64@plt+0x149f0> │ │ │ │ + @ instruction: 0x463ad1d0 │ │ │ │ + strbmi r4, [r9], -r0, lsr #12 │ │ │ │ + blx dc624c <__time64@plt+0xdc4a04> │ │ │ │ + @ instruction: 0x232bb910 │ │ │ │ + stccc 8, cr15, [r4], {40} @ 0x28 │ │ │ │ + ldrbtmi r4, [fp], #-2857 @ 0xfffff4d7 │ │ │ │ + @ instruction: 0x232be7ce │ │ │ │ + stccc 8, cr15, [r4], {40} @ 0x28 │ │ │ │ + @ instruction: 0xf854e7c9 │ │ │ │ + @ instruction: 0xf2472c04 │ │ │ │ + @ instruction: 0xf6c6032d │ │ │ │ + addsmi r7, sl, #-939524095 @ 0xc8000001 │ │ │ │ + stmdbmi r3!, {r0, r1, r2, ip, lr, pc} │ │ │ │ + ldrbtmi r4, [r9], #-1584 @ 0xfffff9d0 │ │ │ │ + blx ffcc8250 <__time64@plt+0xffcc6a08> │ │ │ │ + rscscc pc, pc, pc, asr #32 │ │ │ │ + stmdahi r2!, {r0, r1, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ + cmnpne r8, #74448896 @ p-variant is OBSOLETE @ 0x4700000 │ │ │ │ + @ instruction: 0xd1f2429a │ │ │ │ + blcs 2850c <__time64@plt+0x26cc4> │ │ │ │ + ldrb sp, [pc, pc, ror #3] │ │ │ │ + @ instruction: 0xf50d4d1b │ │ │ │ + ldrcc r5, [r4, -r0, asr #14] │ │ │ │ + @ instruction: 0x463c447d │ │ │ │ + strgt ip, [pc], #-3343 @ a294 <__time64@plt+0x8a4c> │ │ │ │ + strgt ip, [pc], #-3343 @ a298 <__time64@plt+0x8a50> │ │ │ │ + muleq r7, r5, r8 │ │ │ │ + ldrtmi ip, [r9], -r3, lsl #8 │ │ │ │ + @ instruction: 0xf8244630 │ │ │ │ + @ instruction: 0x0c122b02 │ │ │ │ + @ instruction: 0xf7f97022 │ │ │ │ + @ instruction: 0xe7ddfad1 │ │ │ │ + @ instruction: 0xf50d6973 │ │ │ │ + bmi 41f3b8 <__time64@plt+0x41db70> │ │ │ │ + movwls r3, #9236 @ 0x2414 │ │ │ │ + orrpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ + ldrbtmi r4, [sl], #-1561 @ 0xfffff9e7 │ │ │ │ + stmib sp, {r5, r9, sl, lr}^ │ │ │ │ + andcs r2, r1, #0, 10 │ │ │ │ + b fee482ac <__time64@plt+0xfee46a64> │ │ │ │ + ldrtmi r4, [r0], -r1, lsr #12 │ │ │ │ + blx fef482bc <__time64@plt+0xfef46a74> │ │ │ │ + @ instruction: 0xf7f7e7c8 │ │ │ │ + svclt 0x0000e8d6 │ │ │ │ + andeq r9, r0, lr, lsl #25 │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + strdeq r9, [r0], -r4 │ │ │ │ + strdeq r7, [r0], -sl │ │ │ │ + andeq r7, r0, r2, asr #14 │ │ │ │ + andeq r7, r0, r0, asr #13 │ │ │ │ + @ instruction: 0x000076be │ │ │ │ + vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ + bl feb61504 <__time64@plt+0xfeb5fcbc> │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ + @ instruction: 0x46050ff0 │ │ │ │ + andcs r4, r1, lr, lsl #12 │ │ │ │ + @ instruction: 0xf0042110 │ │ │ │ + strmi pc, [r4], -fp, lsl #31 │ │ │ │ + ldrtmi fp, [r0], -r8, ror #2 │ │ │ │ + @ instruction: 0xffacf004 │ │ │ │ + stclvs 14, cr6, [fp, #-168]! @ 0xffffff58 │ │ │ │ + ldclvs 0, cr6, [r2], {160} @ 0xa0 │ │ │ │ + teqlt r3, r2, rrx │ │ │ │ + ldmdavs fp, {r1, r3, r4, r9, sl, lr} │ │ │ │ + mvnsle r2, r0, lsl #22 │ │ │ │ + @ instruction: 0x46206014 │ │ │ │ + @ instruction: 0x4620bd70 │ │ │ │ + ldcllt 5, cr6, [r0, #-432]! @ 0xfffffe50 │ │ │ │ + vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ + bl feb61548 <__time64@plt+0xfeb5fd00> │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ + @ instruction: 0x460c0ff8 │ │ │ │ + stclvs 1, cr11, [r3, #-996] @ 0xfffffc1c │ │ │ │ + addmi fp, fp, #-1073741804 @ 0xc0000014 │ │ │ │ + stmdavs fp, {r2, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ + andle r6, r5, r3, asr #10 │ │ │ │ + ldmdavs fp, {r1, r3, r4, r9, sl, lr} │ │ │ │ + andle r4, lr, r3, lsr #5 │ │ │ │ + mvnsle r2, r0, lsl #22 │ │ │ │ + smlatblt r8, r0, r8, r6 │ │ │ │ + @ instruction: 0xff7ef004 │ │ │ │ + smlattlt r8, r0, r8, r6 │ │ │ │ + @ instruction: 0xff7af004 │ │ │ │ + @ instruction: 0xf0044620 │ │ │ │ + andcs pc, r1, r7, ror pc @ │ │ │ │ + stmiavs r0!, {r4, r8, sl, fp, ip, sp, pc} │ │ │ │ + andsvs r6, r3, r3, lsr #16 │ │ │ │ + mvnle r2, r0, lsl #16 │ │ │ │ + @ instruction: 0x4608e7f0 │ │ │ │ + svclt 0x0000bd10 │ │ │ │ + svcmi 0x00f0e92d │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + mcrreq 8, 4, pc, r0, cr12 @ │ │ │ │ + stclpl 5, cr15, [r0, #-692] @ 0xfffffd4c │ │ │ │ + addlt r4, r7, lr, lsl #12 │ │ │ │ + svcge 0x00064975 │ │ │ │ + blmi 1d5be34 <__time64@plt+0x1d5a5ec> │ │ │ │ + andcs r4, r0, r9, ror r4 │ │ │ │ + stmibpl r0, {r0, r2, r3, r8, sl, ip, sp, lr, pc} │ │ │ │ + stceq 8, cr15, [r8], {71} @ 0x47 │ │ │ │ + ldmdbeq r8, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ + stceq 8, cr15, [r4], {7} │ │ │ │ + strbpl pc, [r0], #-1293 @ 0xfffffaf3 @ │ │ │ │ + stmiapl fp, {r2, r4, sl, ip, sp}^ │ │ │ │ + eorvs r6, r3, fp, lsl r8 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + stceq 8, cr15, [r4], {9} │ │ │ │ + ldmdavc r3, {r1, r3, r4, r6, r8, r9, ip, sp, pc} │ │ │ │ + movtlt r4, #13844 @ 0x3614 │ │ │ │ + streq pc, [r8, #-423] @ 0xfffffe59 │ │ │ │ + stmdaeq r4, {r0, r1, r2, r5, r7, r8, ip, sp, lr, pc} │ │ │ │ + strbmi r4, [r1], -sl, lsr #12 │ │ │ │ + @ instruction: 0xf0044620 │ │ │ │ + asrslt pc, sp, #18 @ │ │ │ │ + @ instruction: 0xf1a9462a │ │ │ │ + strtmi r0, [r0], -r4, lsl #10 │ │ │ │ + @ instruction: 0xf0044629 │ │ │ │ + cmnplt r0, r5, asr #18 @ p-variant is OBSOLETE │ │ │ │ + strbmi r4, [r0], -r0, ror #18 │ │ │ │ + @ instruction: 0xf7f64479 │ │ │ │ + stmdacs r0, {r1, r3, r4, r5, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ + @ instruction: 0xf817d04d │ │ │ │ + blcs 1859444 <__time64@plt+0x1857bfc> │ │ │ │ + @ instruction: 0xf817d013 │ │ │ │ + blcs 191944c <__time64@plt+0x1917c04> │ │ │ │ + @ instruction: 0xf817d076 │ │ │ │ + @ instruction: 0xb1233c04 │ │ │ │ + stccc 8, cr15, [r4], {25} │ │ │ │ + @ instruction: 0xf0402b00 │ │ │ │ + ldmdbmi r6, {r1, r2, r3, r7, pc}^ │ │ │ │ + ldrbtmi r4, [r9], #-1584 @ 0xfffff9d0 │ │ │ │ + @ instruction: 0xf9fcf7f9 │ │ │ │ + rscscc pc, pc, pc, asr #32 │ │ │ │ + @ instruction: 0xf898e054 │ │ │ │ + blcs 1c16468 <__time64@plt+0x1c14c20> │ │ │ │ + @ instruction: 0xf898d1e7 │ │ │ │ + blcs 1c16474 <__time64@plt+0x1c14c2c> │ │ │ │ + ldclvs 1, cr13, [r4, #-908]! @ 0xfffffc74 │ │ │ │ + stmiavs r1!, {r2, r5, r6, r8, ip, sp, pc} │ │ │ │ + @ instruction: 0xf7f64628 │ │ │ │ + stmdblt r0!, {r1, r4, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ + ldclvs 14, cr6, [sl], {51} @ 0x33 │ │ │ │ + addsmi r6, sl, #6488064 @ 0x630000 │ │ │ │ + stmdavs r4!, {r0, r3, ip, lr, pc} │ │ │ │ + mvnsle r2, r0, lsl #24 │ │ │ │ + ldrtmi r4, [r0], -r9, lsr #12 │ │ │ │ + @ instruction: 0xff34f7ff │ │ │ │ + stmdacs r0, {r2, r9, sl, lr} │ │ │ │ + @ instruction: 0xf8d4d0d1 │ │ │ │ + @ instruction: 0xf1bbb00c │ │ │ │ + eorle r0, ip, r0, lsl #30 │ │ │ │ + @ instruction: 0xf7f74658 │ │ │ │ + strmi lr, [r5], -r0, asr #17 │ │ │ │ + @ instruction: 0xf7f74650 │ │ │ │ + stmdane r9!, {r2, r3, r4, r5, r7, fp, sp, lr, pc} │ │ │ │ + ldrbmi r3, [r8], -r1, lsl #2 │ │ │ │ + cdp2 0, 12, cr15, cr6, cr4, {0} │ │ │ │ + stmdacs r0, {r5, r6, r7, sp, lr} │ │ │ │ + @ instruction: 0x4651d0bd │ │ │ │ + ldmda r6!, {r0, r1, r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldclvs 0, cr14, [r4, #-116]! @ 0xffffff8c │ │ │ │ + stmiavs r1!, {r2, r5, r6, r8, ip, sp, pc} │ │ │ │ + @ instruction: 0xf7f64628 │ │ │ │ + stmdblt r0!, {r2, r5, r6, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ + stmdavs r3!, {r1, r4, r5, r9, sl, fp, sp, lr}^ │ │ │ │ + addsmi r6, sl, #53760 @ 0xd200 │ │ │ │ + stmdavs r4!, {r0, r3, ip, lr, pc} │ │ │ │ + mvnsle r2, r0, lsl #24 │ │ │ │ + ldrtmi r4, [r0], -r9, lsr #12 │ │ │ │ + @ instruction: 0xff06f7ff │ │ │ │ + stmdacs r0, {r2, r9, sl, lr} │ │ │ │ + stmiavs r0!, {r0, r1, r5, r7, ip, lr, pc}^ │ │ │ │ + @ instruction: 0xf004b108 │ │ │ │ + @ instruction: 0x4650feb9 │ │ │ │ + cdp2 0, 11, cr15, cr10, cr4, {0} │ │ │ │ + andcs r6, r0, r0, ror #1 │ │ │ │ + @ instruction: 0xf50d4a28 │ │ │ │ + blmi 91ea10 <__time64@plt+0x91d1c8> │ │ │ │ + ldrbtmi r3, [sl], #-276 @ 0xfffffeec │ │ │ │ + ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ + subsmi r6, sl, fp, lsl #16 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + @ instruction: 0xf50dd13a │ │ │ │ + andlt r5, r7, r0, asr #26 │ │ │ │ + svchi 0x00f0e8bd │ │ │ │ + mulcc r1, r8, r8 │ │ │ │ + orrle r2, r4, r5, ror #22 │ │ │ │ + mulcc r2, r8, r8 │ │ │ │ + orrle r2, r0, ip, ror #22 │ │ │ │ + stmdblt r4!, {r2, r4, r5, r6, r8, sl, fp, sp, lr} │ │ │ │ + stmdavs r4!, {r0, r2, r3, r4, r5, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ + @ instruction: 0xf43f2c00 │ │ │ │ + stmiavs r1!, {r1, r3, r4, r5, r6, r8, r9, sl, fp, sp, pc} │ │ │ │ + @ instruction: 0xf7f64628 │ │ │ │ + stmdacs r0, {r1, r2, r5, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ + mrcvs 1, 1, sp, cr2, cr5, {7} │ │ │ │ + ldclvs 8, cr6, [r2], {99} @ 0x63 │ │ │ │ + @ instruction: 0xd1f0429a │ │ │ │ + ldrtmi r4, [r0], -r1, lsr #12 │ │ │ │ + mcr2 7, 7, pc, cr12, cr15, {7} @ │ │ │ │ + @ instruction: 0xf50de7cd │ │ │ │ + ldmdbmi r0, {sl, ip, lr} │ │ │ │ + orrpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ + @ instruction: 0xf1a93414 │ │ │ │ + ldrbtmi r0, [r9], #-516 @ 0xfffffdfc │ │ │ │ + strtmi r9, [r0], -r2, lsl #4 │ │ │ │ + andcs r9, r1, #0, 2 │ │ │ │ + @ instruction: 0xf8cd4619 │ │ │ │ + @ instruction: 0xf7f78004 │ │ │ │ + @ instruction: 0x4621e95a │ │ │ │ + @ instruction: 0xf7f94630 │ │ │ │ + @ instruction: 0xe75ff95d │ │ │ │ + svc 0x0076f7f6 │ │ │ │ + andeq r9, r0, ip, lsr #20 │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + andeq r6, r0, ip, lsl #19 │ │ │ │ + andeq r7, r0, sl, lsl #11 │ │ │ │ + andeq r9, r0, r6, ror #17 │ │ │ │ + muleq r0, r2, r4 │ │ │ │ + mvnsmi lr, sp, lsr #18 │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + stceq 8, cr15, [r8], #-304 @ 0xfffffed0 │ │ │ │ + stcpl 5, cr15, [r0, #-692] @ 0xfffffd4c │ │ │ │ + addlt r4, r4, r0, lsl r6 │ │ │ │ + @ instruction: 0xf10d4a39 │ │ │ │ + movwcs r0, #2064 @ 0x810 │ │ │ │ + @ instruction: 0x460f447a │ │ │ │ + tstppl r0, sp, lsl #10 @ p-variant is OBSOLETE │ │ │ │ + stccc 8, cr15, [r8], {72} @ 0x48 │ │ │ │ + @ instruction: 0xf808310c │ │ │ │ + blmi d19604 <__time64@plt+0xd17dbc> │ │ │ │ + ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ + @ instruction: 0xf04f600b │ │ │ │ + stmdacs r0, {r8, r9} │ │ │ │ + stmdavc r3, {r1, r2, r4, r6, ip, lr, pc} │ │ │ │ + subsle r2, r3, r0, lsl #22 │ │ │ │ + streq pc, [r4], -r8, lsr #3 │ │ │ │ + andeq pc, r8, #168, 2 @ 0x2a │ │ │ │ + @ instruction: 0xf0044631 │ │ │ │ + cmnplt r8, r9, asr #16 @ p-variant is OBSOLETE │ │ │ │ + smclt 50908 @ 0xc6dc │ │ │ │ + ldrtmi r6, [r0], -r1, lsr #17 │ │ │ │ + mrc 7, 5, APSR_nzcv, cr12, cr6, {7} │ │ │ │ + stmdblt r0!, {r0, r2, r9, sl, lr} │ │ │ │ + stmdavs r2!, {r0, r1, r3, r4, r5, r9, sl, fp, sp, lr}^ │ │ │ │ + addsmi r6, r1, #55552 @ 0xd900 │ │ │ │ + stmdavs r4!, {r0, r1, r3, r4, ip, lr, pc} │ │ │ │ + mvnsle r2, r0, lsl #24 │ │ │ │ + stccc 8, cr15, [r4], {24} │ │ │ │ + eorsle r2, r7, r0, lsl #22 │ │ │ │ + @ instruction: 0xf50d4a21 │ │ │ │ + vst3.32 {d21-d23}, [pc], r0 │ │ │ │ + strcc r5, [ip], #-896 @ 0xfffffc80 │ │ │ │ + @ instruction: 0x4619447a │ │ │ │ + strcs lr, [r0], -sp, asr #19 │ │ │ │ + andcs r4, r1, #32, 12 @ 0x2000000 │ │ │ │ + ldm r2!, {r0, r1, r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldrtmi r4, [r8], -r1, lsr #12 │ │ │ │ + @ instruction: 0xf8f6f7f9 │ │ │ │ + ldrbcc pc, [pc, #79]! @ a6b7 <__time64@plt+0x8e6f> @ │ │ │ │ + stmiavs r4!, {r0, r1, r2, r3, sp, lr, pc}^ │ │ │ │ + rscle r2, r3, r0, lsl #24 │ │ │ │ + ldrbtcc pc, [pc], pc, asr #32 @ │ │ │ │ + blvs fe7b6a84 <__time64@plt+0xfe7b523c> │ │ │ │ + @ instruction: 0xf7f64620 │ │ │ │ + movwcs lr, #4054 @ 0xfd6 │ │ │ │ + strtmi r4, [r1], -r2, lsl #12 │ │ │ │ + @ instruction: 0xf7f74630 │ │ │ │ + bmi 4449cc <__time64@plt+0x443184> │ │ │ │ + tstppl r0, sp, lsl #10 @ p-variant is OBSOLETE │ │ │ │ + tstcc ip, ip, lsl #22 │ │ │ │ + ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ + stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ + @ instruction: 0xf04f405a │ │ │ │ + mrsle r0, (UNDEF: 59) │ │ │ │ + @ instruction: 0xf50d4628 │ │ │ │ + andlt r5, r4, r0, lsl #26 │ │ │ │ + ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ + ldrtmi r4, [r8], -r7, lsl #18 │ │ │ │ + @ instruction: 0xf7f94479 │ │ │ │ + ldrb pc, [r3, fp, asr #17] @ │ │ │ │ + mcr 7, 7, pc, cr4, cr6, {7} @ │ │ │ │ + andeq r9, r0, r8, lsl r8 │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + andeq r7, r0, ip, lsl #8 │ │ │ │ + andeq r9, r0, r4, ror #14 │ │ │ │ + andeq r7, r0, r4, lsl #7 │ │ │ │ + svcmi 0x00f0e92d │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + ldceq 8, cr15, [r0], #-304 @ 0xfffffed0 │ │ │ │ + @ instruction: 0xf5ad4a3a │ │ │ │ + blmi ea1c00 <__time64@plt+0xea03b8> │ │ │ │ + ldrbtmi fp, [sl], #-131 @ 0xffffff7d │ │ │ │ + strbpl pc, [r0], #-1293 @ 0xfffffaf3 @ │ │ │ │ + strcc r4, [r4], #-1542 @ 0xfffff9fa │ │ │ │ + andcs r2, r1, r0, lsl r1 │ │ │ │ + ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ + @ instruction: 0xf04f6023 │ │ │ │ + @ instruction: 0xf0040300 │ │ │ │ + stmdacs r0, {r0, r1, r2, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ + stcge 0, cr13, [r2, #-364] @ 0xfffffe94 │ │ │ │ + bpl 47b5c <__time64@plt+0x46314> │ │ │ │ + @ instruction: 0xf04f462f │ │ │ │ + @ instruction: 0xf10a0b00 │ │ │ │ + strmi r0, [r4], -r8, lsl #20 │ │ │ │ + stmdaeq r4, {r1, r3, r5, r7, r8, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf8474630 │ │ │ │ + strbmi fp, [r1], -r8, lsl #26 │ │ │ │ + @ instruction: 0xf003463a │ │ │ │ + stmdacs r0, {r0, r4, r5, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf50dd044 │ │ │ │ + @ instruction: 0x3d045980 │ │ │ │ + stmdbeq r4, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ + strbmi r4, [sl], -r9, lsr #12 │ │ │ │ + vst1.16 {d20-d22}, [pc], r0 │ │ │ │ + @ instruction: 0xf7f85380 │ │ │ │ + @ instruction: 0x463afd3b │ │ │ │ + ldrtmi r4, [r0], -r1, asr #12 │ │ │ │ + @ instruction: 0xff9ef003 │ │ │ │ + @ instruction: 0xf83ab390 │ │ │ │ + blcs a99784 <__time64@plt+0xa97f3c> │ │ │ │ + @ instruction: 0xf646bf08 │ │ │ │ + mulle r5, fp, r6 │ │ │ │ + @ instruction: 0x46404659 │ │ │ │ + @ instruction: 0xf7f6220a │ │ │ │ + @ instruction: 0x4606ee18 │ │ │ │ + @ instruction: 0xf0044628 │ │ │ │ + @ instruction: 0x4603fd75 │ │ │ │ + rsbvs r4, r3, r8, asr #12 │ │ │ │ + ldc2l 0, cr15, [r0, #-16]! │ │ │ │ + stmib r4, {r2, r4, r9, fp, lr}^ │ │ │ │ + ldrbtmi r0, [sl], #-1538 @ 0xfffff9fe │ │ │ │ + tstlt fp, r3, lsl r8 │ │ │ │ + ldmdavs fp, {r1, r3, r4, r9, sl, lr} │ │ │ │ + mvnsle r2, r0, lsl #22 │ │ │ │ + andsvs r2, r4, r0 │ │ │ │ + @ instruction: 0xf50d4a0f │ │ │ │ + blmi 31ecb8 <__time64@plt+0x31d470> │ │ │ │ + ldrbtmi r3, [sl], #-260 @ 0xfffffefc │ │ │ │ + ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ + subsmi r6, sl, fp, lsl #16 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + @ instruction: 0xf50dd10a │ │ │ │ + andlt r5, r3, r0, asr #26 │ │ │ │ + svchi 0x00f0e8bd │ │ │ │ + @ instruction: 0xf0044620 │ │ │ │ + @ instruction: 0xf04ffd4b │ │ │ │ + @ instruction: 0xe7e730ff │ │ │ │ + mrc 7, 2, APSR_nzcv, cr2, cr6, {7} │ │ │ │ + strdeq r9, [r0], -r6 │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + andeq lr, r0, sl, lsr #28 │ │ │ │ + andeq r9, r0, lr, lsr r6 │ │ │ │ + ldrlt fp, [r0, #-792] @ 0xfffffce8 │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + svceq 0x00f8f8cc │ │ │ │ + strmi r4, [r4], -pc, lsl #20 │ │ │ │ + ldmdavs r3, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ + addmi fp, r3, #-1073741810 @ 0xc000000e │ │ │ │ + @ instruction: 0x461ad012 │ │ │ │ + adcmi r6, r3, #1769472 @ 0x1b0000 │ │ │ │ + blcs 3e854 <__time64@plt+0x3d00c> │ │ │ │ + stmdavs r0!, {r0, r3, r4, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ + @ instruction: 0xf004b108 │ │ │ │ + stmiavs r0!, {r0, r2, r5, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf004b108 │ │ │ │ + strtmi pc, [r0], -r1, lsr #26 │ │ │ │ + ldc2 0, cr15, [lr, #-16] │ │ │ │ + ldclt 0, cr2, [r0, #-0] │ │ │ │ + andsvs r6, r3, r3, lsr #16 │ │ │ │ + @ instruction: 0xf04fe7ef │ │ │ │ + @ instruction: 0x477030ff │ │ │ │ + andeq lr, r0, r0, asr #27 │ │ │ │ + vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ + bl feb61a50 <__time64@plt+0xfeb60208> │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ + blmi 14e838 <__time64@plt+0x14cff0> │ │ │ │ + ldmdavs ip, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ + strtmi fp, [r0], -ip, lsr #2 │ │ │ │ + @ instruction: 0xf7ff6824 │ │ │ │ + stccs 15, cr15, [r0], {199} @ 0xc7 │ │ │ │ + ldclt 1, cr13, [r0, #-996] @ 0xfffffc1c │ │ │ │ + andeq lr, r0, r0, ror sp │ │ │ │ + mvnsmi lr, sp, lsr #18 │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + stceq 8, cr15, [r0], #-304 @ 0xfffffed0 │ │ │ │ + @ instruction: 0xf5ad4a46 │ │ │ │ + blmi 11a1e8c <__time64@plt+0x11a0644> │ │ │ │ + ldrbtmi fp, [sl], #-130 @ 0xffffff7e │ │ │ │ + @ instruction: 0xf50d4605 │ │ │ │ + andcc r5, r4, r0, lsl #1 │ │ │ │ + ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ + @ instruction: 0xf04f6003 │ │ │ │ + stmdbcs r0, {r8, r9} │ │ │ │ + stccs 0, cr13, [r0, #-356] @ 0xfffffe9c │ │ │ │ + stmdavc fp!, {r0, r2, r3, r6, ip, lr, pc} │ │ │ │ + suble r2, sl, r0, lsl #22 │ │ │ │ + ldrbtmi r4, [r8], #-2109 @ 0xfffff7c3 │ │ │ │ + mrc 7, 3, APSR_nzcv, cr0, cr6, {7} │ │ │ │ + tstlt r0, r4, lsl #12 │ │ │ │ + stccs 8, cr7, [r0], {4} │ │ │ │ + cdpmi 1, 3, cr13, cr10, cr14, {2} │ │ │ │ + ldrbtmi r4, [lr], #-1576 @ 0xfffff9d8 │ │ │ │ + @ instruction: 0xf0044631 │ │ │ │ + strmi pc, [r7], -r9, ror #29 │ │ │ │ + @ instruction: 0x4631b330 │ │ │ │ + svc 0x004ef7f6 │ │ │ │ + mvnslt r4, r6, lsl #12 │ │ │ │ + stmdaeq r8, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ + ldrtmi sl, [r2], -r1, lsl #26 │ │ │ │ + orrpl pc, r0, pc, asr #8 │ │ │ │ + @ instruction: 0xf7f64628 │ │ │ │ + @ instruction: 0xb188ed96 │ │ │ │ + stccc 8, cr15, [r4], {24} │ │ │ │ + rscsle r2, r4, r3, lsr #22 │ │ │ │ + @ instruction: 0xf7ff4628 │ │ │ │ + stmdacs r0, {r0, r1, r3, r5, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + ldrtmi sp, [r2], -pc, ror #3 │ │ │ │ + orrpl pc, r0, pc, asr #8 │ │ │ │ + strcc r4, [r1], #-1576 @ 0xfffff9d8 │ │ │ │ + stc 7, cr15, [r4, #984] @ 0x3d8 │ │ │ │ + mvnle r2, r0, lsl #16 │ │ │ │ + @ instruction: 0xf7f64630 │ │ │ │ + ldrtmi lr, [r8], -ip, ror #29 │ │ │ │ + stc2 0, cr15, [r8], #16 │ │ │ │ + @ instruction: 0xf50d4a23 │ │ │ │ + blmi 7def28 <__time64@plt+0x7dd6e0> │ │ │ │ + ldrbtmi r3, [sl], #-260 @ 0xfffffefc │ │ │ │ + ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ + subsmi r6, sl, fp, lsl #16 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + @ instruction: 0x4620d130 │ │ │ │ + stcpl 5, cr15, [r0, #52] @ 0x34 │ │ │ │ + pop {r1, ip, sp, pc} │ │ │ │ + ldmdami fp, {r4, r5, r6, r7, r8, pc} │ │ │ │ + @ instruction: 0xf7f64478 │ │ │ │ + strmi lr, [r5], -r6, lsr #28 │ │ │ │ + @ instruction: 0xd1ad2800 │ │ │ │ + ldrbtmi r4, [sp], #-3352 @ 0xfffff2e8 │ │ │ │ + @ instruction: 0xf7ffe7aa │ │ │ │ + @ instruction: 0xe7a2ff75 │ │ │ │ + @ instruction: 0xf0044e16 │ │ │ │ + strmi pc, [r7], -r9, lsl #25 │ │ │ │ + @ instruction: 0x4631447e │ │ │ │ + mrc 7, 6, APSR_nzcv, cr2, cr6, {7} │ │ │ │ + strcs fp, [r0], #-384 @ 0xfffffe80 │ │ │ │ + mcr2 7, 5, pc, cr14, cr15, {7} @ │ │ │ │ + strcc fp, [r1], #-2304 @ 0xfffff700 │ │ │ │ + andcs r4, r0, r1, lsr r6 │ │ │ │ + mcr 7, 6, pc, cr8, cr6, {7} @ │ │ │ │ + mvnsle r2, r0, lsl #16 │ │ │ │ + addsle r2, sl, r0, lsl #30 │ │ │ │ + @ instruction: 0xf0044638 │ │ │ │ + ldr pc, [r6, pc, ror #24] │ │ │ │ + svccs 0x00004604 │ │ │ │ + @ instruction: 0xe792d1f8 │ │ │ │ + ldcl 7, cr15, [r4, #-984]! @ 0xfffffc28 │ │ │ │ + andeq r9, r0, sl, ror #10 │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + andeq r7, r0, r6, ror #3 │ │ │ │ + andeq r7, r0, r6, asr r0 │ │ │ │ + andeq r9, r0, lr, asr #9 │ │ │ │ + andeq r7, r0, r0, asr #2 │ │ │ │ + andeq r7, r0, r2, lsr #2 │ │ │ │ + andeq r6, r0, r0, ror #23 │ │ │ │ + eorsle r2, r3, r0, lsl #16 │ │ │ │ + vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ + bl feb61bcc <__time64@plt+0xfeb60384> │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ + blmi 5ce974 <__time64@plt+0x5cd12c> │ │ │ │ + @ instruction: 0x6704e9d0 │ │ │ │ + ldmdavs sp, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ + strtmi fp, [ip], -r5, lsr #6 │ │ │ │ + ldrtmi r6, [r0], -r1, ror #16 │ │ │ │ + ldcl 7, cr15, [sl], {246} @ 0xf6 │ │ │ │ + ldrtmi r4, [r8], -r3, lsl #12 │ │ │ │ + stmiavs r1!, {r0, r1, r3, r4, r8, fp, ip, sp, pc} │ │ │ │ + ldcl 7, cr15, [r4], {246} @ 0xf6 │ │ │ │ + stmdavs r4!, {r4, r5, r7, r8, ip, sp, pc} │ │ │ │ + mvnsle r2, r0, lsl #24 │ │ │ │ + ldrtmi r6, [r0], -r9, ror #16 │ │ │ │ + @ instruction: 0xffb6f003 │ │ │ │ + stmdavs sp!, {r3, r4, r5, r8, fp, ip, sp, pc} │ │ │ │ + stmdavs r9!, {r0, r2, r4, r5, r6, r8, ip, sp, pc}^ │ │ │ │ + @ instruction: 0xf0034630 │ │ │ │ + stmdacs r0, {r0, r1, r2, r3, r5, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmiavs r9!, {r0, r1, r2, r4, r5, r6, r7, ip, lr, pc} │ │ │ │ + @ instruction: 0xf0034638 │ │ │ │ + stmdacs r0, {r0, r3, r5, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0x462cd0f1 │ │ │ │ + ldcllt 8, cr6, [r8, #896]! @ 0x380 │ │ │ │ + ldcllt 0, cr2, [r8] │ │ │ │ + ldrbmi r2, [r0, -r0]! │ │ │ │ + strdeq lr, [r0], -r0 │ │ │ │ + mvnsmi lr, sp, lsr #18 │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + svceq 0x00e0f8cc │ │ │ │ + ldcmi 0, cr11, [sp, #-520]! @ 0xfffffdf8 │ │ │ │ + blmi f53a4c <__time64@plt+0xf52204> │ │ │ │ + bmi f5bc44 <__time64@plt+0xf5a3fc> │ │ │ │ + ldrbtmi r9, [fp], #-1024 @ 0xfffffc00 │ │ │ │ + @ instruction: 0x460e4c3c │ │ │ │ + stmdbpl ip!, {r0, r1, r2, r3, r6, r9, sl, fp, ip} │ │ │ │ + strls r6, [r1], #-2084 @ 0xfffff7dc │ │ │ │ + streq pc, [r0], #-79 @ 0xffffffb1 │ │ │ │ + ldmpl sl, {r2, r9, sl, lr} │ │ │ │ + blcs 24ab8 <__time64@plt+0x23270> │ │ │ │ + blmi dfefa8 <__time64@plt+0xdfd760> │ │ │ │ + ldmdavs fp, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ + eorsle r2, r8, r0, lsl #22 │ │ │ │ + @ instruction: 0x463a4935 │ │ │ │ + ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ + mcr 7, 1, pc, cr4, cr6, {7} @ │ │ │ │ + andcs r2, r1, r0, lsr #2 │ │ │ │ + stcl 7, cr15, [r4], #-984 @ 0xfffffc28 │ │ │ │ + strmi r6, [r2], -r3, lsl #16 │ │ │ │ + @ instruction: 0xf0434605 │ │ │ │ + tstcs r0, r2, lsl #6 │ │ │ │ + movwcs r6, #8195 @ 0x2003 │ │ │ │ + strbtmi r6, [fp], -r3, asr #32 │ │ │ │ + @ instruction: 0xf7f64620 │ │ │ │ + @ instruction: 0xf8ddee7a │ │ │ │ + stmdacs r0, {pc} │ │ │ │ + @ instruction: 0xf8d8d13b │ │ │ │ + @ instruction: 0x463a1018 │ │ │ │ + @ instruction: 0xf7f64620 │ │ │ │ + strbmi lr, [r0], -sl, lsl #28 │ │ │ │ + mcr 7, 3, pc, cr6, cr6, {7} @ │ │ │ │ + @ instruction: 0xf7f64628 │ │ │ │ + ldrtmi lr, [r4], #-3236 @ 0xfffff35c │ │ │ │ + ldrmi r2, [r8], -r0, lsl #6 │ │ │ │ + stccc 8, cr15, [r1], {4} │ │ │ │ + blmi 75d354 <__time64@plt+0x75bb0c> │ │ │ │ + ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ + blls 64b44 <__time64@plt+0x632fc> │ │ │ │ + @ instruction: 0xf04f405a │ │ │ │ + @ instruction: 0xd1290300 │ │ │ │ + pop {r1, ip, sp, pc} │ │ │ │ + ldmdami fp, {r4, r5, r6, r7, r8, pc} │ │ │ │ + @ instruction: 0xf7f64478 │ │ │ │ + @ instruction: 0x4601ed54 │ │ │ │ + ldmdami r9, {r7, r8, ip, sp, pc} │ │ │ │ + rscsvc pc, pc, #64, 12 @ 0x4000000 │ │ │ │ + @ instruction: 0xf7f64478 │ │ │ │ + blmi 60629c <__time64@plt+0x604a54> │ │ │ │ + ldrbtmi r2, [fp], #-513 @ 0xfffffdff │ │ │ │ + @ instruction: 0xe7b5601a │ │ │ │ + @ instruction: 0x463a4915 │ │ │ │ + @ instruction: 0xf7f64479 │ │ │ │ + @ instruction: 0xe7d6eddc │ │ │ │ + @ instruction: 0xf6404813 │ │ │ │ + ldrbtmi r7, [r8], #-511 @ 0xfffffe01 │ │ │ │ + stc 7, cr15, [r8, #-984]! @ 0xfffffc28 │ │ │ │ + strbmi lr, [r0], -sp, ror #15 │ │ │ │ + mrc 7, 1, APSR_nzcv, cr0, cr6, {7} │ │ │ │ + @ instruction: 0xf7f64628 │ │ │ │ + @ instruction: 0xf04fec6e │ │ │ │ + @ instruction: 0xe7cb30ff │ │ │ │ + stc 7, cr15, [r6], #984 @ 0x3d8 │ │ │ │ + andeq r9, r0, ip, lsr #7 │ │ │ │ + andeq r9, r0, r6, lsr #7 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - ldrdeq r1, [r0], -r6 │ │ │ │ - strdeq r0, [r0], -r6 │ │ │ │ - @ instruction: 0x00001bb8 │ │ │ │ - andeq r0, r0, ip, lsl #4 │ │ │ │ - muleq r0, lr, fp │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + andeq lr, r0, ip, asr fp │ │ │ │ + andeq pc, r0, r6, asr fp @ │ │ │ │ + andeq r9, r0, r4, lsr #6 │ │ │ │ + @ instruction: 0x00006fb8 │ │ │ │ + ldrdeq pc, [r0], -r8 │ │ │ │ + andeq lr, r0, r6, asr #21 │ │ │ │ + andeq r5, r0, r4, lsr #28 │ │ │ │ + @ instruction: 0x0000fab6 │ │ │ │ + mvnsmi lr, sp, lsr #18 │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + stceq 8, cr15, [r0], #-304 @ 0xfffffed0 │ │ │ │ + @ instruction: 0xf5ad4a4e │ │ │ │ + blmi 13a2188 <__time64@plt+0x13a0940> │ │ │ │ + ldrbtmi fp, [sl], #-130 @ 0xffffff7e │ │ │ │ + @ instruction: 0xf50dad02 │ │ │ │ + strcs r5, [r0, -r0, lsl #3] │ │ │ │ + ldmpl r3, {r2, r8, ip, sp}^ │ │ │ │ + andvs r6, fp, fp, lsl r8 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + stcvc 8, cr15, [r8], {69} @ 0x45 │ │ │ │ + stmdavc r3, {r3, r4, r8, ip, sp, pc} │ │ │ │ + blcs 1c3bc <__time64@plt+0x1ab74> │ │ │ │ + blmi 117f084 <__time64@plt+0x117d83c> │ │ │ │ + ldmdavs r8, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ + bmi 11371d8 <__time64@plt+0x1135990> │ │ │ │ + orrpl pc, r0, sp, lsl #10 │ │ │ │ + tstcc r4, r0, asr #22 │ │ │ │ + ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ + stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ + @ instruction: 0xf04f405a │ │ │ │ + cmnle r2, r0, lsl #6 │ │ │ │ + stcpl 5, cr15, [r0, #52] @ 0x34 │ │ │ │ + pop {r1, ip, sp, pc} │ │ │ │ + @ instruction: 0x270181f0 │ │ │ │ + @ instruction: 0xf44f1f2e │ │ │ │ + ldrtmi r5, [r0], -r0, lsl #3 │ │ │ │ + @ instruction: 0xff26f7ff │ │ │ │ + @ instruction: 0x46304938 │ │ │ │ + @ instruction: 0xf7f64479 │ │ │ │ + ldrdlt lr, [r8, -r6]! │ │ │ │ + @ instruction: 0x46304936 │ │ │ │ + @ instruction: 0xf7f64479 │ │ │ │ + bllt 245b40 <__time64@plt+0x2442f8> │ │ │ │ + stceq 8, cr15, [r8], {85} @ 0x55 │ │ │ │ + stcl 7, cr15, [r2, #984] @ 0x3d8 │ │ │ │ + @ instruction: 0xf6c72001 │ │ │ │ + svccs 0x00007000 │ │ │ │ + blmi c3ef58 <__time64@plt+0xc3d710> │ │ │ │ + subsvs r4, r8, fp, ror r4 │ │ │ │ + stmdbmi pc!, {r0, r2, r3, r6, r7, r8, r9, sl, sp, lr, pc} @ │ │ │ │ + @ instruction: 0xf7f64479 │ │ │ │ + stmdacs r0, {r1, r2, r3, r4, r5, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ + pushmi {r0, r1, r6, r7, ip, lr, pc} │ │ │ │ + ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ + bl fedc8c08 <__time64@plt+0xfedc73c0> │ │ │ │ + bmi af92b4 <__time64@plt+0xaf7a6c> │ │ │ │ + ldrtmi r1, [r3], -lr, lsr #30 │ │ │ │ + bgt 1dbe24 <__time64@plt+0x1da5dc> │ │ │ │ + andshi ip, sl, r3, lsl #6 │ │ │ │ + ldrb r2, [r1, r0, lsl #14] │ │ │ │ + @ instruction: 0xf7f64630 │ │ │ │ + @ instruction: 0x4604edb4 │ │ │ │ + andle r1, pc, r3, asr #24 │ │ │ │ + stceq 8, cr15, [r8], {85} @ 0x55 │ │ │ │ + ldc 7, cr15, [sl, #984] @ 0x3d8 │ │ │ │ + ldrb fp, [r8, r0, lsr #20] │ │ │ │ + strtmi r1, [r1], -lr, lsr #30 │ │ │ │ + @ instruction: 0xf6404630 │ │ │ │ + @ instruction: 0xf7f672ff │ │ │ │ + @ instruction: 0xf885ed32 │ │ │ │ + @ instruction: 0xe7e77ffb │ │ │ │ + andcs r2, r1, r0, lsr #2 │ │ │ │ + bl 1bc8c50 <__time64@plt+0x1bc7408> │ │ │ │ + movwcs r4, #9856 @ 0x2680 │ │ │ │ + @ instruction: 0x46424630 │ │ │ │ + @ instruction: 0xf8c82100 │ │ │ │ + @ instruction: 0xf1a53004 │ │ │ │ + @ instruction: 0xf7f60308 │ │ │ │ + strmi lr, [r3], -r6, lsl #27 │ │ │ │ + stceq 8, cr15, [r8], {85} @ 0x55 │ │ │ │ + @ instruction: 0xf7f6b133 │ │ │ │ + @ instruction: 0x4640ed7a │ │ │ │ + bl fedc8c78 <__time64@plt+0xfedc7430> │ │ │ │ + str r2, [r8, r0] │ │ │ │ + ldmdavs ip, {r0, r1, r6, r8, fp, sp, lr}^ │ │ │ │ + ldcl 7, cr15, [r0, #-984]! @ 0xfffffc28 │ │ │ │ + @ instruction: 0xf7f64640 │ │ │ │ + blt 845b6c <__time64@plt+0x844324> │ │ │ │ + @ instruction: 0xf7f6e7ab │ │ │ │ + svclt 0x0000ebe8 │ │ │ │ + andeq r9, r0, lr, ror #4 │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + andeq lr, r0, ip, lsl sl │ │ │ │ + andeq r9, r0, r8, lsr r2 │ │ │ │ + andeq r5, r0, r8, asr #26 │ │ │ │ + @ instruction: 0x00006eb8 │ │ │ │ + @ instruction: 0x0000e9b8 │ │ │ │ + andeq r5, r0, ip, lsr pc │ │ │ │ + andeq r5, r0, r6, lsr pc │ │ │ │ + strdeq r5, [r0], -ip │ │ │ │ + vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ + bl feb61eec <__time64@plt+0xfeb606a4> │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ + ldmdbmi r9, {r5, r6, r7, r8, r9, sl, fp} │ │ │ │ + bmi 676f14 <__time64@plt+0x6756cc> │ │ │ │ + @ instruction: 0xf6c72301 │ │ │ │ + ldrbtmi r7, [r9], #-768 @ 0xfffffd00 │ │ │ │ + stmpl sl, {r3, r4, r7, r9, lr} │ │ │ │ + andls r6, r5, #1179648 @ 0x120000 │ │ │ │ + andeq pc, r0, #79 @ 0x4f │ │ │ │ + blt 3ed78 <__time64@plt+0x3d530> │ │ │ │ + bl fe8c8cec <__time64@plt+0xfe8c74a4> │ │ │ │ + teqlt r8, r1, lsl #12 │ │ │ │ + vst2.8 {d20-d21}, [pc :64], r1 │ │ │ │ + ldrbtmi r5, [r8], #-640 @ 0xfffffd80 │ │ │ │ + stc 7, cr15, [r2], #-984 @ 0xfffffc28 │ │ │ │ + ldrbtmi r4, [r9], #-2319 @ 0xfffff6f1 │ │ │ │ + blmi 31d568 <__time64@plt+0x31bd20> │ │ │ │ + ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ + blls 164d9c <__time64@plt+0x163554> │ │ │ │ + @ instruction: 0xf04f405a │ │ │ │ + mrsle r0, (UNDEF: 59) │ │ │ │ + andlt r4, r7, r8, lsl #12 │ │ │ │ + blx 148eba <__time64@plt+0x147672> │ │ │ │ + blmi 29d56c <__time64@plt+0x29bd24> │ │ │ │ + ldrbtmi r4, [fp], #-1146 @ 0xfffffb86 │ │ │ │ + movwgt ip, #14855 @ 0x3a07 │ │ │ │ + @ instruction: 0xe7e7801a │ │ │ │ + bl fe648d30 <__time64@plt+0xfe6474e8> │ │ │ │ + strdeq r9, [r0], -sl │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + @ instruction: 0x0000e8b6 │ │ │ │ + andeq lr, r0, lr, lsr #17 │ │ │ │ + andeq r9, r0, ip, asr #1 │ │ │ │ + andeq r5, r0, ip, ror #23 │ │ │ │ + andeq lr, r0, sl, lsl #17 │ │ │ │ + vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ + bl feb61f7c <__time64@plt+0xfeb60734> │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ + @ instruction: 0xf8d00ff8 │ │ │ │ + strmi r3, [ip], -r4, lsl #1 │ │ │ │ + addmi fp, fp, #-1073741802 @ 0xc0000016 │ │ │ │ + stmdavs fp, {r2, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ + addcc pc, r4, r0, asr #17 │ │ │ │ + ldrmi sp, [sl], -r5 │ │ │ │ + adcmi r6, r3, #1769472 @ 0x1b0000 │ │ │ │ + blcs 3eeb8 <__time64@plt+0x3d670> │ │ │ │ + bvs ff83f588 <__time64@plt+0xff83dd40> │ │ │ │ + blle 54da8 <__time64@plt+0x53560> │ │ │ │ + ldc 7, cr15, [r8, #-984]! @ 0xfffffc28 │ │ │ │ + stmdacs r0, {r5, r8, r9, fp, sp, lr} │ │ │ │ + @ instruction: 0xf7f6db01 │ │ │ │ + bvs 1846288 <__time64@plt+0x1844a40> │ │ │ │ + @ instruction: 0xf7f6b120 │ │ │ │ + bvs 1845b88 <__time64@plt+0x1844340> │ │ │ │ + blx 15c6dd4 <__time64@plt+0x15c558c> │ │ │ │ + smlattlt r8, r0, r9, r6 │ │ │ │ + blx 14c6ddc <__time64@plt+0x14c5594> │ │ │ │ + tstlt r8, r0, lsr #20 │ │ │ │ + blx 13c6de4 <__time64@plt+0x13c559c> │ │ │ │ + smlattlt r8, r0, r8, r6 │ │ │ │ + blx 12c6dec <__time64@plt+0x12c55a4> │ │ │ │ + tstlt r8, r0, ror #18 │ │ │ │ + blx 11c6df4 <__time64@plt+0x11c55ac> │ │ │ │ + smlatblt r8, r0, r9, r6 │ │ │ │ + blx 10c6dfc <__time64@plt+0x10c55b4> │ │ │ │ + smlatblt r8, r0, r8, r6 │ │ │ │ + blx fc6e04 <__time64@plt+0xfc55bc> │ │ │ │ + blcs 19e5284 <__time64@plt+0x19e3a3c> │ │ │ │ + strtmi sp, [r0], -r4 │ │ │ │ + @ instruction: 0x4010e8bd │ │ │ │ + blt dc6e14 <__time64@plt+0xdc55cc> │ │ │ │ + ldreq r6, [fp, r3, ror #22] │ │ │ │ + blvs ff8405e8 <__time64@plt+0xff83eda0> │ │ │ │ + stmdavs r3, {r6, r8, ip, sp, pc} │ │ │ │ + ldrmi fp, [r8], -r3, lsr #2 │ │ │ │ + blx b46e28 <__time64@plt+0xb455e0> │ │ │ │ + smlattlt r8, r0, fp, r6 │ │ │ │ + blx a46e30 <__time64@plt+0xa455e8> │ │ │ │ + stmdacs r0, {r5, sl, fp, sp, lr} │ │ │ │ + @ instruction: 0xf004d0e9 │ │ │ │ + strb pc, [r6, r3, lsr #20]! @ │ │ │ │ + andsvs r6, r3, r3, lsr #16 │ │ │ │ + svclt 0x0000e7b7 │ │ │ │ + ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + svceq 0x00d8f8cc │ │ │ │ + @ instruction: 0x9118f8df │ │ │ │ + stmdbvs fp, {r1, r7, ip, sp, pc} │ │ │ │ + ldrbtmi r4, [r9], #1551 @ 0x60f │ │ │ │ + blcs 1a5c85c <__time64@plt+0x1a5b014> │ │ │ │ + stclmi 0, cr13, [r3, #-208] @ 0xffffff30 │ │ │ │ + ldrdhi pc, [ip, -pc] │ │ │ │ + ldrbtmi r4, [r8], #1149 @ 0x47d │ │ │ │ + @ instruction: 0xf7f76afe │ │ │ │ + @ instruction: 0xf44ffe69 │ │ │ │ + strmi r5, [r4], -r0, lsl #7 │ │ │ │ + ldrtmi r4, [r1], -sl, lsr #12 │ │ │ │ + strls r2, [r0], #-0 │ │ │ │ + blx 1ec8e68 <__time64@plt+0x1ec7620> │ │ │ │ + ldcle 8, cr2, [sp, #-0] │ │ │ │ + blcs fe8f2c <__time64@plt+0xfe76e4> │ │ │ │ + ldmvs lr!, {r0, r3, r6, ip, lr, pc} │ │ │ │ + @ instruction: 0xf7f64630 │ │ │ │ + @ instruction: 0x4631ebd0 │ │ │ │ + strmi r4, [r2], -r4, lsl #12 │ │ │ │ + @ instruction: 0xf7f64628 │ │ │ │ + stmdacs r0, {r1, r4, r5, r7, sl, fp, sp, lr, pc} │ │ │ │ + @ instruction: 0xf7f7d049 │ │ │ │ + strdcs pc, [r1, -pc] │ │ │ │ + ldcmi 6, cr4, [r2], #-12 │ │ │ │ + @ instruction: 0x46402232 │ │ │ │ + ldclle 2, cr4, [r9, #556] @ 0x22c │ │ │ │ + andmi pc, r4, r9, asr r8 @ │ │ │ │ + @ instruction: 0xf7f66823 │ │ │ │ + stmdavs r1!, {r1, r3, r4, r5, r8, r9, fp, sp, lr, pc} │ │ │ │ + @ instruction: 0xf7f64628 │ │ │ │ + bfi lr, r8, (invalid: 25:15) │ │ │ │ + ldrbeq r6, [r8, -fp, asr #22] │ │ │ │ + strcs sp, [r0], -r7, asr #9 │ │ │ │ + tstlt ip, ip, lsr lr │ │ │ │ + @ instruction: 0xf0044630 │ │ │ │ + ldrdvs pc, [r0], -r3 @ │ │ │ │ + ldrsbtcc pc, [r8], #-138 @ 0xffffff76 @ │ │ │ │ + movwcs fp, #307 @ 0x133 │ │ │ │ + rsbsvs r4, fp, r0, lsr r6 │ │ │ │ + andlt r6, r2, fp, ror r5 │ │ │ │ + @ instruction: 0x87f0e8bd │ │ │ │ + @ instruction: 0x46394650 │ │ │ │ + @ instruction: 0xff42f7ff │ │ │ │ + andlt r4, r2, r0, lsr r6 │ │ │ │ + @ instruction: 0x87f0e8bd │ │ │ │ + mrc2 7, 6, pc, cr0, cr7, {7} │ │ │ │ + stclle 8, cr2, [r2, #4]! │ │ │ │ + eorscs r4, r9, #26624 @ 0x6800 │ │ │ │ + tstcs r1, sl, lsl r8 │ │ │ │ + @ instruction: 0xf8594478 │ │ │ │ + ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ + bl 2c8eec <__time64@plt+0x2c76a4> │ │ │ │ + bmi 604e74 <__time64@plt+0x60362c> │ │ │ │ + orrpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ + ldrmi r4, [r9], -r8, lsr #12 │ │ │ │ + strls r4, [r1, #-1146] @ 0xfffffb86 │ │ │ │ + andcs r9, r1, #0, 4 │ │ │ │ + stc 7, cr15, [sl], {246} @ 0xf6 │ │ │ │ + @ instruction: 0xf7f6e7cb │ │ │ │ + vstmdbpl fp!, {d14-} │ │ │ │ + stmdbne r6!, {r1, fp, sp, lr}^ │ │ │ │ + andscc pc, r3, r2, lsr r8 @ │ │ │ │ + strle r0, [r5, #-1177] @ 0xfffffb67 │ │ │ │ + svccc 0x0001f816 │ │ │ │ + andscc pc, r3, r2, lsr r8 @ │ │ │ │ + ldrbtle r0, [r9], #1179 @ 0x49b │ │ │ │ + andcs r4, r6, #163840 @ 0x28000 │ │ │ │ + ldrbtmi r4, [r9], #-1584 @ 0xfffff9d0 │ │ │ │ + mrrc 7, 15, pc, r0, cr6 @ │ │ │ │ + @ instruction: 0xd1b52800 │ │ │ │ + svclt 0x0000e7b3 │ │ │ │ + andeq r8, r0, sl, lsr #31 │ │ │ │ + andeq r0, r1, ip, lsl #15 │ │ │ │ + muleq r0, sl, ip │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq r6, r0, r4, lsr #24 │ │ │ │ + andeq r6, r0, r8, lsr #23 │ │ │ │ + strdeq r5, [r0], -r2 │ │ │ │ + mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + ldceq 8, cr15, [r8], #-304 @ 0xfffffed0 │ │ │ │ + bmi fe5dc7c4 <__time64@plt+0xfe5daf7c> │ │ │ │ + @ instruction: 0xf5ad4b97 │ │ │ │ + ldrbtmi r5, [sl], #-3456 @ 0xfffff280 │ │ │ │ + @ instruction: 0xf8d4b087 │ │ │ │ + @ instruction: 0xf50d803c │ │ │ │ + svcmi 0x00945180 │ │ │ │ + ldmpl r3, {r2, r4, r8, ip, sp}^ │ │ │ │ + @ instruction: 0xf8d84606 │ │ │ │ + ldrbtmi r5, [pc], #-0 @ afb4 <__time64@plt+0x976c> │ │ │ │ + andvs r6, fp, fp, lsl r8 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + @ instruction: 0xf0002d00 │ │ │ │ + stcvs 0, cr8, [r3], #-648 @ 0xfffffd78 │ │ │ │ + @ instruction: 0xf5016819 │ │ │ │ + stclvs 0, cr5, [r3], #-512 @ 0xfffffe00 │ │ │ │ + cmnle r8, #805306376 @ 0x30000008 │ │ │ │ + addpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ + strtmi r6, [r9], #-2848 @ 0xfffff4e0 │ │ │ │ + @ instruction: 0xf7f62300 │ │ │ │ + mcrrne 12, 1, lr, r2, cr10 │ │ │ │ + biclt sp, r8, sl, lsr r0 │ │ │ │ + ldmdavs sl, {r0, r1, r5, sl, fp, sp, lr} │ │ │ │ + andsvs r4, sl, r2, lsl #8 │ │ │ │ + ldreq r6, [fp, r3, ror #22] │ │ │ │ + bmi fe0c01c4 <__time64@plt+0xfe0be97c> │ │ │ │ + orrpl pc, r0, sp, lsl #10 │ │ │ │ + tstcc r4, lr, ror fp │ │ │ │ + ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ + stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ + @ instruction: 0xf04f405a │ │ │ │ + @ instruction: 0xf0400300 │ │ │ │ + @ instruction: 0xf50d80ee │ │ │ │ + andlt r5, r7, r0, lsl #27 │ │ │ │ + mvnshi lr, #12386304 @ 0xbd0000 │ │ │ │ + @ instruction: 0xf0136b63 │ │ │ │ + eorsle r0, r6, r2, lsl #10 │ │ │ │ + blcs 66ff0 <__time64@plt+0x657a8> │ │ │ │ + adchi pc, r7, r0, lsl #6 │ │ │ │ + andcc lr, pc, #212, 18 @ 0x350000 │ │ │ │ + ldmdavs r2, {r5, r7, sl, fp, sp, lr} │ │ │ │ + @ instruction: 0xf7f66819 │ │ │ │ + stmdacs r0, {r1, r4, r6, r8, r9, fp, sp, lr, pc} │ │ │ │ + sbchi pc, r3, r0, asr #5 │ │ │ │ + blcs 6700c <__time64@plt+0x657c4> │ │ │ │ + blvs ff902210 <__time64@plt+0xff9009c8> │ │ │ │ + stmdacs r0, {r3, r4, fp, sp, lr} │ │ │ │ + @ instruction: 0xf004d030 │ │ │ │ + blvs ff8c9494 <__time64@plt+0xff8c7c4c> │ │ │ │ + andsvs r2, r3, r0, lsl #6 │ │ │ │ + eor r6, r9, r3, ror #8 │ │ │ │ + b ffe49034 <__time64@plt+0xffe477ec> │ │ │ │ + stccs 8, cr6, [fp, #-20] @ 0xffffffec │ │ │ │ + ldclcs 15, cr11, [r3, #-96]! @ 0xffffffa0 │ │ │ │ + strcs fp, [r1, #-3852] @ 0xfffff0f4 │ │ │ │ + sbcle r2, r2, r0, lsl #10 │ │ │ │ + ldmdavs r8, {r0, r1, r5, r6, r7, r8, r9, fp, sp, lr} │ │ │ │ + @ instruction: 0xf004b120 │ │ │ │ + blvs ff90946c <__time64@plt+0xff907c24> │ │ │ │ + strbtvs r6, [r5], #-29 @ 0xffffffe3 │ │ │ │ + andcs r6, r0, #8960 @ 0x2300 │ │ │ │ + blvs 8230ec <__time64@plt+0x8218a4> │ │ │ │ + ble 51bac8 <__time64@plt+0x51a280> │ │ │ │ + rsbvs r2, r3, r3, lsl #6 │ │ │ │ + blvs ff9c4f54 <__time64@plt+0xff9c370c> │ │ │ │ + cmplt r8, r0, lsr r8 │ │ │ │ + ldmdavs r9, {r0, r1, r5, sl, fp, sp, lr} │ │ │ │ + strbtvs r3, [r1], #-257 @ 0xfffffeff │ │ │ │ + @ instruction: 0xf8d4f004 │ │ │ │ + @ instruction: 0x6c236be2 │ │ │ │ + ldmdavs fp, {r4, r5, sp, lr} │ │ │ │ + ldrbpl r6, [r5], #2066 @ 0x812 │ │ │ │ + stmdacs r0, {r5, r8, r9, fp, sp, lr} │ │ │ │ + @ instruction: 0xf7f6dbea │ │ │ │ + @ instruction: 0xf04febb4 │ │ │ │ + @ instruction: 0x632333ff │ │ │ │ + rsbvs r2, r3, r3, lsl #6 │ │ │ │ + @ instruction: 0xf503e797 │ │ │ │ + strtmi r4, [r8], -r0, lsr #2 │ │ │ │ + @ instruction: 0xf0046461 │ │ │ │ + @ instruction: 0xf8c8f8bd │ │ │ │ + ldmib r4, {}^ @ │ │ │ │ + ldmdavs r5, {r0, r1, r2, r3, r8, r9, sp} │ │ │ │ + @ instruction: 0xe7796819 │ │ │ │ + stccs 15, cr6, [r1, #-980] @ 0xfffffc2c │ │ │ │ + blvs ff8ff700 <__time64@plt+0xff8fdeb8> │ │ │ │ + ldmdavs r9, {r5, r7, sl, fp, sp, lr} │ │ │ │ + b ffdc90c4 <__time64@plt+0xffdc787c> │ │ │ │ + blle 1c950f0 <__time64@plt+0x1c938a8> │ │ │ │ + ldmdavs r8, {r0, r1, r5, r6, r7, r8, r9, fp, sp, lr} │ │ │ │ + @ instruction: 0xf004b110 │ │ │ │ + blvs ff9093e8 <__time64@plt+0xff907ba0> │ │ │ │ + andcs r6, r0, #8448 @ 0x2100 │ │ │ │ + andvs r6, sl, sl, lsl r0 │ │ │ │ + vst1.16 {d30}, [pc :256], r5 │ │ │ │ + @ instruction: 0xf8c45980 │ │ │ │ + strbmi r9, [r8], -r4, asr #32 │ │ │ │ + @ instruction: 0xf87ef004 │ │ │ │ + @ instruction: 0xf8c86c23 │ │ │ │ + mrscs r0, (UNDEF: 0) │ │ │ │ + ldrsbthi pc, [ip], -r4 @ │ │ │ │ + andsvs r4, sp, r8, asr #12 │ │ │ │ + ldrdpl pc, [r0], -r8 │ │ │ │ + ldmib r4, {r0, r1, r2, r3, r6, r8, r9, sl, sp, lr, pc}^ │ │ │ │ + stcge 1, cr3, [r5, #-24] @ 0xffffffe8 │ │ │ │ + strtmi r6, [r8], -r2, ror #18 │ │ │ │ + smlabtcc r2, sp, r9, lr │ │ │ │ + ldrbtmi r4, [fp], #-2865 @ 0xfffff4cf │ │ │ │ + andcc lr, r0, #3358720 @ 0x334000 │ │ │ │ + orrpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ + ldrmi r2, [r9], -r1, lsl #4 │ │ │ │ + bl 1ec9124 <__time64@plt+0x1ec78dc> │ │ │ │ + @ instruction: 0xf7f64628 │ │ │ │ + strtmi lr, [r9], -ip, ror #20 │ │ │ │ + stcvs 6, cr4, [r0], #8 │ │ │ │ + b fefc9134 <__time64@plt+0xfefc78ec> │ │ │ │ + @ instruction: 0xf6bf2800 │ │ │ │ + blmi a36f24 <__time64@plt+0xa356dc> │ │ │ │ + stmdami r8!, {r0, r1, r2, r5, r9, sp} │ │ │ │ + ldrbtmi r2, [r8], #-257 @ 0xfffffeff │ │ │ │ + ldmdavs fp, {r0, r1, r3, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ + ldmib sl, {r1, r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmib r4, {r0, r2, r5, r6, r8, r9, sl, sp, lr, pc}^ │ │ │ │ + stmib sp, {r1, r2, r9, ip, sp}^ │ │ │ │ + stcge 2, cr3, [r5, #-8] │ │ │ │ + stmdbvs r3!, {r0, r9, sp}^ │ │ │ │ + movwls r4, #5672 @ 0x1628 │ │ │ │ + ldrbtmi r4, [fp], #-2848 @ 0xfffff4e0 │ │ │ │ + vst2.8 {d25-d28}, [pc], r0 │ │ │ │ + ldrmi r5, [r9], -r0, lsl #7 │ │ │ │ + bl 1549170 <__time64@plt+0x1547928> │ │ │ │ + @ instruction: 0xf7f64628 │ │ │ │ + strtmi lr, [r9], -r6, asr #20 │ │ │ │ + stcvs 6, cr4, [r0], #8 │ │ │ │ + b fe649180 <__time64@plt+0xfe647938> │ │ │ │ + @ instruction: 0xf6bf2800 │ │ │ │ + blmi 576ea4 <__time64@plt+0x57565c> │ │ │ │ + ldmdami r7, {r0, r1, r2, r5, r9, sp} │ │ │ │ + ldrbtmi r2, [r8], #-257 @ 0xfffffeff │ │ │ │ + ldmdavs fp, {r0, r1, r3, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ + ldmib r4!, {r1, r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + blmi 444e8c <__time64@plt+0x443644> │ │ │ │ + ldmdami r3, {r0, r2, r5, r9, sp} │ │ │ │ + ldrbtmi r2, [r8], #-257 @ 0xfffffeff │ │ │ │ + ldmdavs fp, {r0, r1, r3, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ + stmib sl!, {r1, r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + blmi 304ea0 <__time64@plt+0x303658> │ │ │ │ + stmdami pc, {r0, r2, r5, r9, sp} @ │ │ │ │ + ldrbtmi r4, [r8], #-1577 @ 0xfffff9d7 │ │ │ │ + ldmdavs fp, {r0, r1, r3, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ + stmib r0!, {r1, r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf7f6e782 │ │ │ │ + svclt 0x0000e94e │ │ │ │ + andeq r8, r0, lr, asr lr │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + andeq r8, r0, r6, asr #28 │ │ │ │ + strdeq r8, [r0], -ip │ │ │ │ + muleq r0, r2, sl │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq r6, r0, r2, lsl sl │ │ │ │ + ldrdeq r6, [r0], -lr │ │ │ │ + andeq r6, r0, r6, asr #19 │ │ │ │ + ldrdeq r6, [r0], -sl │ │ │ │ + andeq r6, r0, r6, asr #19 │ │ │ │ + svcmi 0x00f0e92d │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ + blhi c66dc <__time64@plt+0xc4e94> │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ + cdpeq 8, 7, cr15, cr0, cr12, {6} │ │ │ │ + stcpl 5, cr15, [r5, #-692] @ 0xfffffd4c │ │ │ │ + umulllt r4, r9, r2, r6 │ │ │ │ + @ instruction: 0xf50d4af0 │ │ │ │ + svcge 0x00585406 │ │ │ │ + ldrbtmi r3, [sl], #-1040 @ 0xfffffbf0 │ │ │ │ + blmi ffbafe80 <__time64@plt+0xffbae638> │ │ │ │ + stmib sp, {r2, r5, fp, sp, lr}^ │ │ │ │ + @ instruction: 0xf50d0106 │ │ │ │ + strls r5, [fp], #-261 @ 0xfffffefb │ │ │ │ + ldmpl r3, {r2, r3, r4, r8, ip, sp}^ │ │ │ │ + addsvc pc, r4, #700448768 @ 0x29c00000 │ │ │ │ + andvs r6, fp, fp, lsl r8 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + andsvs r2, r3, r1, lsl #6 │ │ │ │ + addsvc pc, r2, #700448768 @ 0x29c00000 │ │ │ │ + @ instruction: 0xf50d6013 │ │ │ │ + tstcc r4, #402653184 @ 0x18000000 │ │ │ │ + movwls r6, #34843 @ 0x881b │ │ │ │ + movwpl pc, #25869 @ 0x650d @ │ │ │ │ + ldmdavs fp, {r3, r4, r8, r9, ip, sp} │ │ │ │ + tstlt ip, r9, lsl #6 │ │ │ │ + eorvs r2, r3, r0, lsl #6 │ │ │ │ + tstlt sl, r8, lsl #20 │ │ │ │ + andshi r2, r3, r0, lsl #6 │ │ │ │ + strcs r9, [r0], #-2825 @ 0xfffff4f7 │ │ │ │ + andsvc r9, ip, r6, lsl #16 │ │ │ │ + stc2l 7, cr15, [r6, #988]! @ 0x3dc │ │ │ │ + stmdacs r1, {r1, r2, r9, sl, lr} │ │ │ │ + teqphi r7, r0 @ p-variant is OBSOLETE │ │ │ │ + andsle r2, r7, r2, lsl #16 │ │ │ │ + bcc 73f8 <__time64@plt+0x5bb0> │ │ │ │ + @ instruction: 0xf50d4ad5 │ │ │ │ + blmi ff4df6d8 <__time64@plt+0xff4dde90> │ │ │ │ + ldrbtmi r3, [sl], #-284 @ 0xfffffee4 │ │ │ │ + ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ + subsmi r6, sl, fp, lsl #16 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + orrhi pc, lr, r0, asr #32 │ │ │ │ + @ instruction: 0xf50d4650 │ │ │ │ + andlt r5, r9, r5, lsl #26 │ │ │ │ + blhi c65d8 <__time64@plt+0xc4d90> │ │ │ │ + svchi 0x00f0e8bd │ │ │ │ + orrsvc pc, r0, #700448768 @ 0x29c00000 │ │ │ │ + andsvs r4, ip, r0, lsr #12 │ │ │ │ + orrsvc pc, r5, #700448768 @ 0x29c00000 │ │ │ │ + @ instruction: 0xf7f6801c │ │ │ │ + blls 205da4 <__time64@plt+0x20455c> │ │ │ │ + movwls r1, #7996 @ 0x1f3c │ │ │ │ + blmi ff153b08 <__time64@plt+0xff1522c0> │ │ │ │ + andge lr, r2, sp, asr #19 │ │ │ │ + ldrbtmi r4, [fp], #-1568 @ 0xfffff9e0 │ │ │ │ + vst2.8 {d25-d28}, [pc], r0 │ │ │ │ + ldrmi r5, [r9], -r0, lsl #7 │ │ │ │ + b fe5492f0 <__time64@plt+0xfe547aa8> │ │ │ │ + stccc 8, cr15, [r4], {23} │ │ │ │ + cmpcs pc, r2, lsr #12 │ │ │ │ + blcs bf77f0 <__time64@plt+0xbf5fa8> │ │ │ │ + andsvc fp, r1, r8, lsl #30 │ │ │ │ + svccc 0x0001f812 │ │ │ │ + mvnsle r2, r0, lsl #22 │ │ │ │ + @ instruction: 0xff48f7fb │ │ │ │ + @ instruction: 0xf50d4bb9 │ │ │ │ + andcs r5, r1, #141312 @ 0x22800 │ │ │ │ + @ instruction: 0xf10b447b │ │ │ │ + movwls r0, #2844 @ 0xb1c │ │ │ │ + orrpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ + stmib sp, {r0, r3, r4, r9, sl, lr}^ │ │ │ │ + ldrbmi r0, [r8], -r1, lsl #8 │ │ │ │ + b 1dc932c <__time64@plt+0x1dc7ae4> │ │ │ │ + @ instruction: 0xf7f64658 │ │ │ │ + smlatbcs r1, r4, r8, lr │ │ │ │ + strmi r2, [r8], -r0, lsl #4 │ │ │ │ + b 84933c <__time64@plt+0x847af4> │ │ │ │ + blle fe9d2b7c <__time64@plt+0xfe9d1334> │ │ │ │ + andcs r2, r9, #4, 6 @ 0x10000000 │ │ │ │ + movwls r2, #257 @ 0x101 │ │ │ │ + @ instruction: 0xac1bab0e │ │ │ │ + stmdb sl, {r1, r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + msreq SPSR_fsx, #1073741827 @ 0x40000003 │ │ │ │ + tstcs r0, ip, ror #4 │ │ │ │ + @ instruction: 0xf7f64618 │ │ │ │ + rsbcs lr, ip, #156, 18 @ 0x270000 │ │ │ │ + movwcs r4, #5721 @ 0x1659 │ │ │ │ + ldclcc 8, cr15, [r4], #156 @ 0x9c │ │ │ │ + stmia sl!, {r1, r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + @ instruction: 0xf7f62000 │ │ │ │ + @ instruction: 0x4621ea12 │ │ │ │ + strmi r2, [r4], -lr, ror #4 │ │ │ │ + @ instruction: 0xf7f64628 │ │ │ │ + strmi lr, [r3], -r0, lsl #19 │ │ │ │ + ldrmi r4, [ip], -r0, lsr #12 │ │ │ │ + b 1c9388 <__time64@plt+0x1c7b40> │ │ │ │ + blle 1c563b4 <__time64@plt+0x1c54b6c> │ │ │ │ + cmnpvc sl, pc, asr #8 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xf7f64628 │ │ │ │ + stmdacs r0, {r4, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ + blls 20216c <__time64@plt+0x200924> │ │ │ │ + movwls r1, #12092 @ 0x2f3c │ │ │ │ + blls 193bd0 <__time64@plt+0x192388> │ │ │ │ + movwls r4, #17952 @ 0x4620 │ │ │ │ + @ instruction: 0xf8cd4b93 │ │ │ │ + ldrbtmi sl, [fp], #-12 │ │ │ │ + vst2.8 {d25-d28}, [pc], r0 │ │ │ │ + @ instruction: 0xf8cd5380 │ │ │ │ + ldrmi fp, [r9], -r4 │ │ │ │ + b b493c0 <__time64@plt+0xb47b78> │ │ │ │ + blx fe8493ca <__time64@plt+0xfe847b82> │ │ │ │ + strmi r9, [r3], -sl, lsl #18 │ │ │ │ + andcs r4, r0, r2, lsr #12 │ │ │ │ + @ instruction: 0xf974f7fc │ │ │ │ + stclle 8, cr2, [sp, #-0] │ │ │ │ + blx fe5c93de <__time64@plt+0xfe5c7b96> │ │ │ │ + svclt 0x00d82800 │ │ │ │ + bpl ff747d08 <__time64@plt+0xff7464c0> │ │ │ │ + @ instruction: 0xf7f7dd04 │ │ │ │ + msrcs SPSR_s, #146432 @ 0x23c00 │ │ │ │ + blx 4a020 <__time64@plt+0x487d8> │ │ │ │ + tstpeq pc, #5 @ p-variant is OBSOLETE │ │ │ │ + ldcge 6, cr2, [r7], #-4 │ │ │ │ + stmdbeq r8, {r0, r2, r3, r8, ip, sp, lr, pc}^ │ │ │ │ + @ instruction: 0xf5a7409e │ │ │ │ + ldc 8, cr7, [pc, #560] @ b658 <__time64@plt+0x9e10> │ │ │ │ + vldr d8, [pc, #468] @ b600 <__time64@plt+0x9db8> │ │ │ │ + addcs r7, r0, #120832 @ 0x1d800 │ │ │ │ + strtmi r2, [r0], -r0, lsl #2 │ │ │ │ + blhi 46a58 <__time64@plt+0x45210> │ │ │ │ + blvc c6a5c <__time64@plt+0xc5214> │ │ │ │ + ldmdb lr!, {r1, r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf7f64628 │ │ │ │ + bl 205560 <__time64@plt+0x203d18> │ │ │ │ + strtmi r0, [r1], -r0, lsl #7 │ │ │ │ + @ instruction: 0xf8532000 │ │ │ │ + teqmi r2, #132, 24 @ 0x8400 │ │ │ │ + stccs 8, cr15, [r4], {67} @ 0x43 │ │ │ │ + @ instruction: 0xf978f7f7 │ │ │ │ + strtmi r2, [r1], -r0, lsl #6 │ │ │ │ + vst1.8 {d20-d22}, [pc :64], sl │ │ │ │ + @ instruction: 0xf8cd6080 │ │ │ │ + @ instruction: 0xf7f69000 │ │ │ │ + stmdacs r0, {r2, r3, r4, r7, fp, sp, lr, pc} │ │ │ │ + strtmi sp, [r8], -ip, lsl #26 │ │ │ │ + stmda ip!, {r1, r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + addeq lr, r0, r7, lsl #22 │ │ │ │ + stcne 8, cr15, [r4], {80} @ 0x50 │ │ │ │ + tstle r6, r1, lsr r0 │ │ │ │ + @ instruction: 0xf7fb4620 │ │ │ │ + strb pc, [lr, pc, lsr #26] @ │ │ │ │ + @ instruction: 0xf10ad108 │ │ │ │ + @ instruction: 0xf1ba3aff │ │ │ │ + stclle 15, cr0, [r8], {0} │ │ │ │ + @ instruction: 0xf7f64628 │ │ │ │ + str lr, [fp, -r0, asr #19] │ │ │ │ + ldm r4, {r1, r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + blcs 1254b4 <__time64@plt+0x123c6c> │ │ │ │ + @ instruction: 0x4628d0bf │ │ │ │ + ldmib r6!, {r1, r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmdals r6, {r1, r8, r9, sl, sp, lr, pc} │ │ │ │ + stc2l 7, cr15, [r0], #988 @ 0x3dc │ │ │ │ + @ instruction: 0xf0002801 │ │ │ │ + stmdacs r2, {r0, r1, r7, pc} │ │ │ │ + ldcge 1, cr13, [fp], {234} @ 0xea │ │ │ │ + @ instruction: 0xf5a7ae11 │ │ │ │ + @ instruction: 0xf04f798e │ │ │ │ + and r0, r4, lr, ror #16 │ │ │ │ + ldm ip!, {r1, r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + blcs 1254e4 <__time64@plt+0x123c9c> │ │ │ │ + @ instruction: 0x4632d1de │ │ │ │ + strtmi r4, [r8], -r1, lsr #12 │ │ │ │ + andhi pc, r0, r9, asr #17 │ │ │ │ + stmda ip, {r1, r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + beq 47bac <__time64@plt+0x46364> │ │ │ │ + @ instruction: 0x4628dbf0 │ │ │ │ + ldmib r4, {r1, r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + tstlt sl, fp, lsl #20 │ │ │ │ + orrsvc pc, r0, #700448768 @ 0x29c00000 │ │ │ │ + andsvs r6, r3, fp, lsl r8 │ │ │ │ + tstlt sl, r8, lsl #20 │ │ │ │ + ldrvc pc, [r5, r7, lsr #11] │ │ │ │ + andshi r8, r3, fp, lsr r8 │ │ │ │ + ldrbmi r9, [r9], -r9, lsl #24 │ │ │ │ + rscsvc pc, pc, #64, 12 @ 0x4000000 │ │ │ │ + @ instruction: 0xf7f64620 │ │ │ │ + movwcs lr, #2266 @ 0x8da │ │ │ │ + svccc 0x00fff884 │ │ │ │ + stmdals r6, {r2, r3, r6, r7, r9, sl, sp, lr, pc} │ │ │ │ + eorseq pc, r6, #1073741827 @ 0x40000003 │ │ │ │ + @ instruction: 0xf10da910 │ │ │ │ + @ instruction: 0xf7f70860 │ │ │ │ + stmdacs r0, {r0, r5, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + mcrge 4, 6, pc, cr0, cr15, {1} @ │ │ │ │ + ldrtmi r4, [r1], -r2, lsr #12 │ │ │ │ + @ instruction: 0xf7f62002 │ │ │ │ + @ instruction: 0x1e05e932 │ │ │ │ + mrcge 6, 5, APSR_nzcv, cr8, cr15, {7} │ │ │ │ + stmdbeq r4, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ + andcs sl, r9, #14336 @ 0x3800 │ │ │ │ + @ instruction: 0xf8cd4631 │ │ │ │ + @ instruction: 0xf7f69000 │ │ │ │ + @ instruction: 0xf8cde81a │ │ │ │ + strbmi r9, [r1], r0 │ │ │ │ + andcs sl, r2, #15360 @ 0x3c00 │ │ │ │ + @ instruction: 0x46284631 │ │ │ │ + ldmda r0, {r1, r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmdbmi r4, {r0, r3, r6, fp, ip, sp, lr, pc} │ │ │ │ + stcvc 5, cr15, [r2], {167} @ 0xa7 │ │ │ │ + ldrmi lr, [r9], #-2509 @ 0xfffff633 │ │ │ │ + ldrvc pc, [r5], #1447 @ 0x5a7 │ │ │ │ + strbmi r2, [r9], -r2, lsl #6 │ │ │ │ + @ instruction: 0xf8ac2210 │ │ │ │ + strtmi r3, [r8], -r0 │ │ │ │ + blt 16ed618 <__time64@plt+0x16ebdd0> │ │ │ │ + andcc pc, r2, ip, lsr #17 │ │ │ │ + stm r8, {r1, r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf6ff2800 │ │ │ │ + stmdahi r3!, {r0, r1, r2, r3, r4, r5, r6, r8, r9, sl, fp, sp, pc} │ │ │ │ + blpl fe2c89d4 <__time64@plt+0xfe2c718c> │ │ │ │ + @ instruction: 0xf5a79302 │ │ │ │ + @ instruction: 0xf10b7390 │ │ │ │ + @ instruction: 0x46320b1c │ │ │ │ + ldmdavs fp, {r3, r4, r6, r9, sl, lr} │ │ │ │ + blmi 7301b8 <__time64@plt+0x72e970> │ │ │ │ + movwls r4, #1147 @ 0x47b │ │ │ │ + orrpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ + @ instruction: 0xf7f64619 │ │ │ │ + ldrbt lr, [r7], r0, asr #18 │ │ │ │ + ldmdbeq ip, {r0, r2, r3, r8, ip, sp, lr, pc}^ │ │ │ │ + @ instruction: 0xf5a7ae11 │ │ │ │ + ldrcs r7, [r0], #-2190 @ 0xfffff772 │ │ │ │ + @ instruction: 0xf7f6e005 │ │ │ │ + stmdavs r3, {r2, r3, r4, r5, fp, sp, lr, pc} │ │ │ │ + @ instruction: 0xf47f2b04 │ │ │ │ + shsaxmi sl, r2, sp │ │ │ │ + strtmi r4, [r8], -r9, asr #12 │ │ │ │ + andmi pc, r0, r8, asr #17 │ │ │ │ + svc 0x008af7f5 │ │ │ │ + beq 47cb0 <__time64@plt+0x46468> │ │ │ │ + ldrb sp, [ip, -pc, ror #23]! │ │ │ │ + svc 0x0048f7f5 │ │ │ │ + andhi pc, r0, pc, lsr #7 │ │ │ │ + ... │ │ │ │ + andeq r2, r0, r0, lsl r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r8, r0, r6, lsr #23 │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + andeq r8, r0, r2, lsr fp │ │ │ │ + andeq r5, r0, r6, lsr #23 │ │ │ │ + andeq r5, r0, r4, lsr r7 │ │ │ │ + andeq r6, r0, sl, lsl #16 │ │ │ │ + strdeq r5, [r0], -r4 │ │ │ │ + svcmi 0x00f0e92d │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + ldcleq 8, cr15, [r0], #304 @ 0x130 │ │ │ │ + @ instruction: 0xf8df4690 │ │ │ │ + strmi r2, [ip], -r8, ror #18 │ │ │ │ + @ instruction: 0xf8df461e │ │ │ │ + @ instruction: 0xf5ad3964 │ │ │ │ + ldrbtmi r5, [sl], #-3395 @ 0xfffff2bd │ │ │ │ + svcge 0x0032b083 │ │ │ │ + @ instruction: 0xf50d6925 │ │ │ │ + @ instruction: 0xf8df5143 │ │ │ │ + ldmpl r3, {r2, r4, r6, r8, fp, sp, pc}^ │ │ │ │ + ldrbtmi r3, [sl], #3425 @ 0xd61 │ │ │ │ + ldmdavs fp, {r2, r8, ip, sp} │ │ │ │ + @ instruction: 0xf04f600b │ │ │ │ + strmi r0, [r3], r0, lsl #6 │ │ │ │ + @ instruction: 0xf8472300 │ │ │ │ + @ instruction: 0xf8473c90 │ │ │ │ + movwcs r3, #7304 @ 0x1c88 │ │ │ │ + stccc 8, cr15, [ip], {71} @ 0x47 │ │ │ │ + ldmdale r4, {r1, r4, r8, sl, fp, sp} │ │ │ │ + @ instruction: 0xf015e8df │ │ │ │ + andseq r0, r3, r5, ror #3 │ │ │ │ + andseq r0, r3, r3, lsl r0 │ │ │ │ + andseq r0, r3, r3, lsl r0 │ │ │ │ + andseq r0, r3, r6, asr r1 │ │ │ │ + andseq r0, r3, r2, asr r1 │ │ │ │ + andseq r0, r3, r3, lsl r0 │ │ │ │ + andseq r0, r3, r3, lsl r0 │ │ │ │ + andseq r0, r3, r3, lsl r0 │ │ │ │ + andseq r0, r3, r3, lsl r0 │ │ │ │ + strcs r0, [r0, #-334] @ 0xfffffeb2 │ │ │ │ + stmdbcs r0, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf1042301 │ │ │ │ + movwls r0, #308 @ 0x134 │ │ │ │ + movwcs r4, #17530 @ 0x447a │ │ │ │ + @ instruction: 0xf7f74630 │ │ │ │ + stmdbvs r3!, {r0, r3, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf0002b73 │ │ │ │ + @ instruction: 0x462981b6 │ │ │ │ + strpl pc, [r3, #-1293] @ 0xfffffaf3 │ │ │ │ + vst3.8 {d19,d21,d23}, [pc], r4 │ │ │ │ + strtmi r5, [r8], -r0, lsl #5 │ │ │ │ + @ instruction: 0xf7f51f3e │ │ │ │ + stmdbvs r3!, {r2, r3, r4, r5, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ + ldmcs r0, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ + movwls r4, #5680 @ 0x1630 │ │ │ │ + stmiacc ip, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ + ldrbtmi r4, [fp], #-1146 @ 0xfffffb86 │ │ │ │ + ldmdavs r3, {r8, r9, ip, pc} │ │ │ │ + movwcc r9, #4866 @ 0x1302 │ │ │ │ + vst4.8 {d22-d25}, [pc :64], r3 │ │ │ │ + andcs r5, r1, #128, 6 │ │ │ │ + @ instruction: 0xf7f64619 │ │ │ │ + stmiavs r0!, {r2, r4, r7, fp, sp, lr, pc} │ │ │ │ + @ instruction: 0xf003b108 │ │ │ │ + ldrtmi pc, [r0], -r7, lsr #27 @ │ │ │ │ + stc2 0, cr15, [r8, #12]! │ │ │ │ + adcvs r6, r0, r3, lsr #23 │ │ │ │ + @ instruction: 0xf0402b00 │ │ │ │ + @ instruction: 0xf7f68133 │ │ │ │ + stmdacs r0, {r0, r5, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + rschi pc, r1, r0 │ │ │ │ + ldmcc r0, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ + movwls r4, #5243 @ 0x147b │ │ │ │ + @ instruction: 0xf8df2201 │ │ │ │ + ldrtmi r3, [r0], -ip, lsl #17 │ │ │ │ + movwls r4, #1147 @ 0x47b │ │ │ │ + orrpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ + @ instruction: 0xf7f64619 │ │ │ │ + vst2.16 {d30-d31}, [pc :256], r4 │ │ │ │ + ldrtmi r5, [r1], -r0, lsl #5 │ │ │ │ + @ instruction: 0xf7f54628 │ │ │ │ + @ instruction: 0xf8dfef7a │ │ │ │ + andcs r3, r1, #112, 16 @ 0x700000 │ │ │ │ + ldrbtmi r4, [fp], #-1584 @ 0xfffff9d0 │ │ │ │ + stmiavs r3!, {r8, r9, ip, pc} │ │ │ │ + vst2.8 {d25-d28}, [pc], r1 │ │ │ │ + ldrmi r5, [r9], -r0, lsl #7 │ │ │ │ + stmda r0!, {r1, r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + @ instruction: 0xf7f54628 │ │ │ │ + @ instruction: 0xf44fef52 │ │ │ │ + strtmi r5, [r8], #-640 @ 0xfffffd80 │ │ │ │ + @ instruction: 0xf7f54631 │ │ │ │ + blvs 18c72f4 <__time64@plt+0x18c5aac> │ │ │ │ + @ instruction: 0xf1400752 │ │ │ │ + @ instruction: 0xf8d480f5 │ │ │ │ + @ instruction: 0xf8df9020 │ │ │ │ + @ instruction: 0x4648183c │ │ │ │ + @ instruction: 0xf7f54479 │ │ │ │ + stmdacs r0, {r1, r3, r4, r5, r6, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ + sbcshi pc, r6, r0, asr #32 │ │ │ │ + andcs r6, r1, #2670592 @ 0x28c000 │ │ │ │ + ldrtmi r9, [r0], -r2, lsl #6 │ │ │ │ + movwls r6, #6499 @ 0x1963 │ │ │ │ + stmdacc r0!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ + movwls r4, #1147 @ 0x47b │ │ │ │ + orrpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ + @ instruction: 0xf7f64619 │ │ │ │ + @ instruction: 0x4628e83a │ │ │ │ + svc 0x002af7f5 │ │ │ │ + addpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ + ldrtmi r4, [r1], -r8, lsr #8 │ │ │ │ + mrc 7, 5, APSR_nzcv, cr0, cr5, {7} │ │ │ │ + @ instruction: 0xf1b84681 │ │ │ │ + andle r0, r4, r0, lsl #30 │ │ │ │ + mulcc r0, r8, r8 │ │ │ │ + @ instruction: 0xf0402b00 │ │ │ │ + @ instruction: 0xf8df808a │ │ │ │ + vst1.64 {d17}, [pc :256], r0 │ │ │ │ + strtmi r5, [r8], -r0, lsl #5 │ │ │ │ + @ instruction: 0xf7f54479 │ │ │ │ + @ instruction: 0xf8d4ef2c │ │ │ │ + @ instruction: 0xf7f7802c │ │ │ │ + @ instruction: 0x462af991 │ │ │ │ + strbmi r4, [r1], -r3, lsl #12 │ │ │ │ + @ instruction: 0xf7fb2000 │ │ │ │ + stmdacs r0, {r0, r2, r5, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdbvs r3!, {r1, r2, r4, r6, r8, sl, fp, ip, lr, pc} │ │ │ │ + @ instruction: 0xf0002b69 │ │ │ │ + @ instruction: 0xf10d8095 │ │ │ │ + @ instruction: 0xf10d0938 │ │ │ │ + @ instruction: 0xf8cd0848 │ │ │ │ + @ instruction: 0xf04f801c │ │ │ │ + @ instruction: 0xf8cd0800 │ │ │ │ + @ instruction: 0xf8d4a018 │ │ │ │ + @ instruction: 0xf847a02c │ │ │ │ + @ instruction: 0xf7f78c90 │ │ │ │ + vst2.16 {d31,d33}, [pc :256], r5 │ │ │ │ + andls r5, r0, r0, lsl #7 │ │ │ │ + ldrbmi r4, [r1], -sl, lsr #12 │ │ │ │ + @ instruction: 0xf7fb2000 │ │ │ │ + stmdacs r0, {r0, r2, r3, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ + adchi pc, r9, r0, asr #6 │ │ │ │ + ldrtmi r4, [r1], -sl, asr #12 │ │ │ │ + @ instruction: 0xf0024628 │ │ │ │ + tstplt r8, #35, 30 @ p-variant is OBSOLETE @ 0x8c │ │ │ │ + stccc 8, cr15, [r4], {23} │ │ │ │ + andsle r2, pc, pc, lsr fp @ │ │ │ │ + ldrtmi r6, [r0], -r1, lsr #17 │ │ │ │ + ldc 7, cr15, [r4, #980] @ 0x3d4 │ │ │ │ + @ instruction: 0xf0002800 │ │ │ │ + @ instruction: 0xf7f780ad │ │ │ │ + stmdacs r1, {r0, r1, r2, r3, r9, fp, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf8dfddd9 │ │ │ │ + eorscs r3, r2, #100, 14 @ 0x1900000 │ │ │ │ + @ instruction: 0xa018f8dd │ │ │ │ + @ instruction: 0xf8df2101 │ │ │ │ + @ instruction: 0xf85a075c │ │ │ │ + ldrbtmi r8, [r8], #-3 │ │ │ │ + ldrdcc pc, [r0], -r8 │ │ │ │ + mcr 7, 2, pc, cr4, cr5, {7} @ │ │ │ │ + ldrdne pc, [r0], -r8 │ │ │ │ + @ instruction: 0xf7f54628 │ │ │ │ + strb lr, [r0, r2, lsr #31] │ │ │ │ + @ instruction: 0x2740f8df │ │ │ │ + orrpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ + @ instruction: 0x073cf8df │ │ │ │ + ldrbtmi r4, [sl], #-1561 @ 0xfffff9e7 │ │ │ │ + strcs lr, [r0, #-2509] @ 0xfffff633 │ │ │ │ + andcs r4, r1, #120, 8 @ 0x78000000 │ │ │ │ + svc 0x00bcf7f5 │ │ │ │ + @ instruction: 0x46214658 │ │ │ │ + blx 14c98cc <__time64@plt+0x14c8084> │ │ │ │ + rscscc pc, pc, pc, asr #32 │ │ │ │ + @ instruction: 0x2720f8df │ │ │ │ + cmpppl r3, sp, lsl #10 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x36dcf8df │ │ │ │ + ldrbtmi r3, [sl], #-260 @ 0xfffffefc │ │ │ │ + ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ + subsmi r6, sl, fp, lsl #16 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + cmpphi fp, #64 @ p-variant is OBSOLETE @ 0x40 │ │ │ │ + stclpl 5, cr15, [r3, #-52] @ 0xffffffcc │ │ │ │ + pop {r0, r1, ip, sp, pc} │ │ │ │ + @ instruction: 0xf8df8ff0 │ │ │ │ + ldrbtmi r3, [fp], #-1788 @ 0xfffff904 │ │ │ │ + @ instruction: 0xf8dfe71d │ │ │ │ + bne ad14ec <__time64@plt+0xacfca4> │ │ │ │ + orrpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ + ldrbtmi r2, [r9], #-514 @ 0xfffffdfe │ │ │ │ + mcr 7, 0, pc, cr2, cr5, {7} @ │ │ │ │ + andeq lr, r5, #173056 @ 0x2a400 │ │ │ │ + rsbsvs pc, pc, #813694976 @ 0x30800000 │ │ │ │ + andcc r4, sp, #68157440 @ 0x4100000 │ │ │ │ + orrpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ + b 89d1cc <__time64@plt+0x89b984> │ │ │ │ + @ instruction: 0xf7f572e2 │ │ │ │ + ldrb lr, [lr, -sl, lsr #26] │ │ │ │ + @ instruction: 0x56ccf8df │ │ │ │ + uxtab16 r4, r1, sp, ror #8 │ │ │ │ + @ instruction: 0x56c8f8df │ │ │ │ + sxtah r4, sp, sp, ror #8 │ │ │ │ + @ instruction: 0x56c4f8df │ │ │ │ + sxtah r4, r9, sp, ror #8 │ │ │ │ + ldrbeq r6, [r9, -r3, ror #22] │ │ │ │ + svcge 0x0067f53f │ │ │ │ + andcs r2, r0, r2, lsl #6 │ │ │ │ + ldr r6, [fp, r3, rrx]! │ │ │ │ + ssatcc pc, #17, pc, asr #17 @ │ │ │ │ + ldrtmi r2, [r0], -r1, lsl #4 │ │ │ │ + andls pc, r4, sp, asr #17 │ │ │ │ + movwls r4, #1147 @ 0x47b │ │ │ │ + orrpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ + @ instruction: 0xf7f54619 │ │ │ │ + @ instruction: 0xf44fef66 │ │ │ │ + ldrtmi r5, [r1], -r0, lsl #5 │ │ │ │ + @ instruction: 0xf7f54628 │ │ │ │ + ldr lr, [r5, -ip, ror #28] │ │ │ │ + pkhtbne pc, ip, pc, asr #17 @ │ │ │ │ + @ instruction: 0xf5031a2b │ │ │ │ + andcs r5, r4, #128, 6 │ │ │ │ + @ instruction: 0xf7f54479 │ │ │ │ + str lr, [r0, -r4, asr #27] │ │ │ │ + @ instruction: 0x167cf8df │ │ │ │ + addpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ + ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ + mrc 7, 2, APSR_nzcv, cr8, cr5, {7} │ │ │ │ + ldmib r4, {r0, r1, r6, r7, r9, sl, sp, lr, pc}^ │ │ │ │ + @ instruction: 0xf7f75605 │ │ │ │ + @ instruction: 0xf8dffee7 │ │ │ │ + vst1.16 {d17-d19}, [pc :128], r8 │ │ │ │ + andls r5, r3, r0, lsl #7 │ │ │ │ + @ instruction: 0xf8df2201 │ │ │ │ + ldrbtmi r0, [r9], #-1632 @ 0xfffff9a0 │ │ │ │ + tstls r0, r2, lsl #12 │ │ │ │ + @ instruction: 0x46194478 │ │ │ │ + @ instruction: 0xf7f59501 │ │ │ │ + @ instruction: 0xe779ef38 │ │ │ │ + strbmi r9, [sl], -r6 │ │ │ │ + @ instruction: 0x46284631 │ │ │ │ + @ instruction: 0x801cf8dd │ │ │ │ + cdp2 0, 6, cr15, cr2, cr2, {0} │ │ │ │ + stmdacs r0, {r1, r2, r8, r9, fp, ip, pc} │ │ │ │ + rsbhi pc, lr, #0 │ │ │ │ + stcne 8, cr15, [r4], {87} @ 0x57 │ │ │ │ + subseq pc, r8, #1342177284 @ 0x50000004 │ │ │ │ + submi pc, r1, #536870924 @ 0x2000000c │ │ │ │ + mlasle r6, r1, r2, r4 │ │ │ │ + stcne 8, cr15, [r4], {87} @ 0x57 │ │ │ │ + subseq pc, r8, #1342177284 @ 0x50000004 │ │ │ │ + submi pc, r1, #536870924 @ 0x2000000c │ │ │ │ + mlasle sp, r1, r2, r4 │ │ │ │ + stcne 8, cr15, [r4], {87} @ 0x57 │ │ │ │ + subseq pc, r8, #1342177284 @ 0x50000004 │ │ │ │ + submi pc, r1, #536870924 @ 0x2000000c │ │ │ │ + @ instruction: 0xd0534291 │ │ │ │ + stcne 8, cr15, [r4], {87} @ 0x57 │ │ │ │ + subseq pc, r8, #1342177284 @ 0x50000004 │ │ │ │ + submi pc, r1, #536870924 @ 0x2000000c │ │ │ │ + @ instruction: 0xf0004291 │ │ │ │ + @ instruction: 0xf8578084 │ │ │ │ + @ instruction: 0xf44f3c90 │ │ │ │ + @ instruction: 0xf8df5180 │ │ │ │ + @ instruction: 0xf8df25ec │ │ │ │ + strtmi r0, [fp], #-1516 @ 0xfffffa14 │ │ │ │ + ldrbtmi r4, [r8], #-1146 @ 0xfffffb86 │ │ │ │ + mrc 7, 0, APSR_nzcv, cr4, cr5, {7} │ │ │ │ + @ instruction: 0xf8dfe73e │ │ │ │ + movwcs r2, #1504 @ 0x5e0 │ │ │ │ + movwls r4, #1584 @ 0x630 │ │ │ │ + movwcs r4, #33914 @ 0x847a │ │ │ │ + orreq pc, r0, fp, lsl #2 │ │ │ │ + @ instruction: 0xf804f7f7 │ │ │ │ + @ instruction: 0xf8dfe63d │ │ │ │ + ldrbtmi r5, [sp], #-1484 @ 0xfffffa34 │ │ │ │ + ldmdavs r9!, {r1, r3, r5, r9, sl, sp, lr, pc} │ │ │ │ + subvc pc, lr, #68, 12 @ 0x4400000 │ │ │ │ + subne pc, r4, #196, 4 @ 0x4000000c │ │ │ │ + @ instruction: 0xd1c14291 │ │ │ │ + vtst.8 d24, d20, d25 │ │ │ │ + addsmi r1, r1, #84, 4 @ 0x40000005 │ │ │ │ + ldmibvc sl!, {r2, r3, r4, r5, r7, r8, ip, lr, pc} │ │ │ │ + sbfx fp, r2, #2, #26 │ │ │ │ + @ instruction: 0xf6446839 │ │ │ │ + vmlal.s , d5, d2[3] │ │ │ │ + addsmi r5, r1, #536870916 @ 0x20000004 │ │ │ │ + ldmhi sl!, {r1, r3, r4, r5, r7, r8, ip, lr, pc} │ │ │ │ + @ instruction: 0xd1b72a46 │ │ │ │ + ldrsbtcc pc, [ip], #-139 @ 0xffffff75 @ │ │ │ │ + movwcc r6, #6885 @ 0x1ae5 │ │ │ │ + rsbscc pc, ip, fp, asr #17 │ │ │ │ + @ instruction: 0xf840f7f7 │ │ │ │ + strcs pc, [r4, #2271] @ 0x8df │ │ │ │ + strtmi r4, [r9], -r3, lsl #12 │ │ │ │ + andcs r4, r0, sl, ror r4 │ │ │ │ + mrc2 7, 0, pc, cr2, cr11, {7} │ │ │ │ + andcs r2, r0, r2, lsl #6 │ │ │ │ + str r6, [r7, -r3, rrx] │ │ │ │ + vtst.8 d22, d4, d25 │ │ │ │ + vmlal.s , d4, d0[1] │ │ │ │ + addsmi r1, r1, #84, 4 @ 0x40000005 │ │ │ │ + ldmdbvc sl!, {r2, r5, r7, r8, ip, lr, pc} │ │ │ │ + @ instruction: 0xd1a12a00 │ │ │ │ + ldrtmi r4, [r1], -sl, asr #12 │ │ │ │ + movwls r4, #26152 @ 0x6628 │ │ │ │ + stc2l 0, cr15, [r2, #8]! │ │ │ │ + stmdacs r0, {r1, r2, r8, r9, fp, ip, pc} │ │ │ │ + andhi pc, lr, #0 │ │ │ │ + stcne 8, cr15, [r4], {87} @ 0x57 │ │ │ │ + rsbvc pc, r3, #73400320 @ 0x4600000 │ │ │ │ + rsbvs pc, lr, #207618048 @ 0xc600000 │ │ │ │ + @ instruction: 0xf0004291 │ │ │ │ + @ instruction: 0xf8578174 │ │ │ │ + @ instruction: 0xf2462c04 │ │ │ │ + vqdmlal.s , d6, d1[4] │ │ │ │ + addsmi r5, sl, #-1946157055 @ 0x8c000001 │ │ │ │ + cmnphi r7, r0 @ p-variant is OBSOLETE │ │ │ │ + andcc lr, r5, #212, 18 @ 0x350000 │ │ │ │ + andcc lr, r2, #3358720 @ 0x334000 │ │ │ │ + ldreq pc, [ip, #-2271] @ 0xfffff721 │ │ │ │ + orrpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ + ldrcs pc, [r8, #-2271] @ 0xfffff721 │ │ │ │ + ldrbtmi r4, [r8], #-1561 @ 0xfffff9e7 │ │ │ │ + stmib sp, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ + andcs r2, r1, #0, 12 │ │ │ │ + mcr 7, 4, pc, cr6, cr5, {7} @ │ │ │ │ + ldmdavs r1!, {r3, r6, r7, r9, sl, sp, lr, pc}^ │ │ │ │ + subpl pc, r2, #1342177284 @ 0x50000004 │ │ │ │ + subeq pc, r6, #192, 4 │ │ │ │ + @ instruction: 0xf47f4291 │ │ │ │ + @ instruction: 0x464aaf74 │ │ │ │ + @ instruction: 0x46284631 │ │ │ │ + @ instruction: 0xf0029306 │ │ │ │ + blls 1cb200 <__time64@plt+0x1c99b8> │ │ │ │ + @ instruction: 0xf0002800 │ │ │ │ + ldrtmi r8, [r2], -r4, ror #3 │ │ │ │ + tstls r6, r1, lsl #2 │ │ │ │ + andls r4, r7, #16, 12 @ 0x1000000 │ │ │ │ + @ instruction: 0xf7f79309 │ │ │ │ + bls 20a188 <__time64@plt+0x208940> │ │ │ │ + stmdacs r1, {r1, r7, r9, sl, lr} │ │ │ │ + rscshi pc, r1, r0 │ │ │ │ + @ instruction: 0xf0402802 │ │ │ │ + blls 26bee8 <__time64@plt+0x26a6a0> │ │ │ │ + stceq 1, cr15, [r8], {13} │ │ │ │ + stmib sp, {r0, r2, r4, r8, fp, sp, pc}^ │ │ │ │ + strls fp, [sl, #-1031] @ 0xfffffbf9 │ │ │ │ + strls r4, [r9], -r3, ror #13 │ │ │ │ + @ instruction: 0xf8cd461d │ │ │ │ + ldrmi r9, [r6], -ip, lsr #32 │ │ │ │ + and r4, r6, r9, lsl #13 │ │ │ │ + ldrbmi r4, [r5], #-1568 @ 0xfffff9e0 │ │ │ │ + mrc 7, 1, APSR_nzcv, cr14, cr5, {7} │ │ │ │ + @ instruction: 0xf7f8200a │ │ │ │ + smlabbcs r1, r9, r9, pc @ │ │ │ │ + strmi r2, [r8], -r0, lsl #4 │ │ │ │ + ldcl 7, cr15, [sl, #980]! @ 0x3d4 │ │ │ │ + vmull.p8 , d0, d4 │ │ │ │ + movwcs r8, #16747 @ 0x416b │ │ │ │ + tstcs r1, r9, lsl #4 │ │ │ │ + @ instruction: 0xf1a89300 │ │ │ │ + @ instruction: 0xf04f030c │ │ │ │ + @ instruction: 0xf7f50a01 │ │ │ │ + @ instruction: 0xf1abece2 │ │ │ │ + @ instruction: 0x46180332 │ │ │ │ + tstcs r0, ip, ror #4 │ │ │ │ + ldcl 7, cr15, [r2, #-980]! @ 0xfffffc2c │ │ │ │ + ldrtmi r2, [r1], -ip, ror #4 │ │ │ │ + ldclge 8, cr15, [r4], #-156 @ 0xffffff64 │ │ │ │ + stcl 7, cr15, [r2], {245} @ 0xf5 │ │ │ │ + strbmi r2, [r9], -lr, ror #4 │ │ │ │ + @ instruction: 0xf7f54620 │ │ │ │ + stmdacs r0, {r2, r5, r9, sl, fp, sp, lr, pc} │ │ │ │ + @ instruction: 0x4620da30 │ │ │ │ + mrc 7, 0, APSR_nzcv, cr2, cr5, {7} │ │ │ │ + stc 7, cr15, [r8, #-980]! @ 0xfffffc2c │ │ │ │ + stccs 8, cr6, [sl, #-12] │ │ │ │ + msreq SPSR_fsxc, #-1073741784 @ 0xc0000028 │ │ │ │ + @ instruction: 0xf383fab3 │ │ │ │ + cmpne r3, #323584 @ 0x4f000 │ │ │ │ + movwcs fp, #3848 @ 0xf08 │ │ │ │ + bicle r2, r1, r0, lsl #22 │ │ │ │ + strlt lr, [r7], #-2525 @ 0xfffff623 │ │ │ │ + @ instruction: 0x5605e9d4 │ │ │ │ + ldc2 7, cr15, [r0, #988]! @ 0x3dc │ │ │ │ + ldrcc pc, [ip], #-2271 @ 0xfffff721 │ │ │ │ + stmib sp, {r1, r4, r6, r9, sl, lr}^ │ │ │ │ + @ instruction: 0xf8df6002 │ │ │ │ + ldrbtmi r0, [fp], #-1048 @ 0xfffffbe8 │ │ │ │ + strcc lr, [r0, #-2509] @ 0xfffff633 │ │ │ │ + orrpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ + ldrbtmi r4, [r8], #-1561 @ 0xfffff9e7 │ │ │ │ + mcr 7, 0, pc, cr0, cr5, {7} @ │ │ │ │ + @ instruction: 0xf82cf7f7 │ │ │ │ + @ instruction: 0xf43f2800 │ │ │ │ + ldmmi pc!, {r0, r1, r2, r3, r4, r5, r9, sl, fp, sp, pc}^ @ │ │ │ │ + @ instruction: 0xf7f54478 │ │ │ │ + @ instruction: 0xe639ec52 │ │ │ │ + ldrbmi r4, [r2], -r1, lsr #12 │ │ │ │ + strlt lr, [r7], #-2525 @ 0xfffff623 │ │ │ │ + ldmib sp, {r3, r9, sl, lr}^ │ │ │ │ + @ instruction: 0x63216509 │ │ │ │ + @ instruction: 0xf8dd2102 │ │ │ │ + @ instruction: 0xf7f5902c │ │ │ │ + stmdbvs r3!, {r1, r5, r7, sl, fp, sp, lr, pc} │ │ │ │ + @ instruction: 0xf0002b73 │ │ │ │ + @ instruction: 0xf8db80ac │ │ │ │ + @ instruction: 0xf8d4307c │ │ │ │ + movwcc r8, #4140 @ 0x102c │ │ │ │ + rsbscc pc, ip, fp, asr #17 │ │ │ │ + @ instruction: 0xff52f7f6 │ │ │ │ + @ instruction: 0x46034af0 │ │ │ │ + ldrbtmi r4, [sl], #-1601 @ 0xfffff9bf │ │ │ │ + @ instruction: 0xf7fb2000 │ │ │ │ + blls 1cb12c <__time64@plt+0x1c98e4> │ │ │ │ + @ instruction: 0xf43f2b01 │ │ │ │ + @ instruction: 0xf50dae5b │ │ │ │ + @ instruction: 0xf50d5a86 │ │ │ │ + @ instruction: 0xf10a5886 │ │ │ │ + @ instruction: 0xf1080a08 │ │ │ │ + strbmi r0, [sl], -r4, lsl #16 │ │ │ │ + @ instruction: 0x46284631 │ │ │ │ + ldc2l 0, cr15, [r8], #8 │ │ │ │ + @ instruction: 0x464ab390 │ │ │ │ + strtmi r4, [r8], -r1, asr #12 │ │ │ │ + ldc2l 0, cr15, [r2], #8 │ │ │ │ + blmi ff8b8ac8 <__time64@plt+0xff8b7280> │ │ │ │ + strtmi r2, [r8], -r1, lsl #4 │ │ │ │ + andhi pc, r8, sp, asr #17 │ │ │ │ + stmib sp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ + vst1.8 {d19-d21}, [pc], r0 │ │ │ │ + ldrmi r5, [r9], -r0, lsl #7 │ │ │ │ + ldc 7, cr15, [r0, #980]! @ 0x3d4 │ │ │ │ + @ instruction: 0xf7f66b26 │ │ │ │ + strtmi pc, [sl], -r3, lsr #30 │ │ │ │ + ldrtmi r4, [r1], -r3, lsl #12 │ │ │ │ + @ instruction: 0xf7fb2000 │ │ │ │ + stmdacs r0, {r0, r1, r2, r4, r5, r6, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ + mcrge 6, 1, pc, cr14, cr15, {5} @ │ │ │ │ + @ instruction: 0x6705e9d4 │ │ │ │ + stc2l 7, cr15, [r0, #-988] @ 0xfffffc24 │ │ │ │ + vst2. {d20,d22}, [pc :64], r4 │ │ │ │ + stmib sp, {r7, r8, r9, ip, lr}^ │ │ │ │ + andcs r7, r1, #3 │ │ │ │ + ldrbtmi r4, [r9], #-2258 @ 0xfffff72e │ │ │ │ + strpl lr, [r1], -sp, asr #19 │ │ │ │ + ldrbtmi r9, [r8], #-256 @ 0xffffff00 │ │ │ │ + @ instruction: 0xf7f54619 │ │ │ │ + ldrb lr, [r3, #3474] @ 0xd92 │ │ │ │ + @ instruction: 0xf827233f │ │ │ │ + strb r3, [r8, r4, lsl #24] │ │ │ │ + @ instruction: 0xf82a233f │ │ │ │ + strb r3, [sl, r4, lsl #24] │ │ │ │ + @ instruction: 0x5605e9d4 │ │ │ │ + stc2 7, cr15, [r4, #-988]! @ 0xfffffc24 │ │ │ │ + vst2. {d20,d22}, [pc], r8 │ │ │ │ + andls r5, r3, r0, lsl #7 │ │ │ │ + stmiami r7, {r0, r9, sp}^ │ │ │ │ + @ instruction: 0x96024479 │ │ │ │ + ldrbtmi r9, [r8], #-256 @ 0xffffff00 │ │ │ │ + strls r4, [r1, #-1561] @ 0xfffff9e7 │ │ │ │ + ldcl 7, cr15, [r6, #-980]! @ 0xfffffc2c │ │ │ │ + @ instruction: 0x4610e5b8 │ │ │ │ + smlatbeq r8, r8, r1, pc @ │ │ │ │ + andseq pc, r2, #168, 2 @ 0x2a │ │ │ │ + blx fe249d40 <__time64@plt+0xfe2484f8> │ │ │ │ + ldrbmi r2, [r1], -r0, lsl #4 │ │ │ │ + @ instruction: 0xf7f52002 │ │ │ │ + mcrne 13, 0, lr, cr3, cr12, {0} │ │ │ │ + vsubw.s8 , q0, d7 │ │ │ │ + movwcs r8, #16642 @ 0x4102 │ │ │ │ + ldrbmi r2, [r1], -r9, lsl #4 │ │ │ │ + @ instruction: 0xf1a89300 │ │ │ │ + @ instruction: 0xf7f5030c │ │ │ │ + bvs fe906d98 <__time64@plt+0xfe905550> │ │ │ │ + smlatbeq r4, r8, r1, pc @ │ │ │ │ + blt 6f1dac <__time64@plt+0x6f0564> │ │ │ │ + stccc 8, cr15, [r0], {71} @ 0x47 │ │ │ │ + ldccc 8, cr15, [r2], {55} @ 0x37 │ │ │ │ + blt 16d45dc <__time64@plt+0x16d2d94> │ │ │ │ + stccc 8, cr15, [r2], {39} @ 0x27 │ │ │ │ + stmib r8, {r8, r9, sp}^ │ │ │ │ + @ instruction: 0xf04f3301 │ │ │ │ + @ instruction: 0xf8270802 │ │ │ │ + @ instruction: 0xf7f58c84 │ │ │ │ + stmdacs r0, {r1, r6, r8, sl, fp, sp, lr, pc} │ │ │ │ + sbchi pc, r8, r0, asr #5 │ │ │ │ + ldrbmi r9, [r2], -r7, lsl #22 │ │ │ │ + strbmi r6, [r1], -r3, lsr #6 │ │ │ │ + @ instruction: 0xf7f54618 │ │ │ │ + stmdbvs r3!, {r1, r2, r4, r5, r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ + @ instruction: 0xf47f2b73 │ │ │ │ + blvs 837b20 <__time64@plt+0x8362d8> │ │ │ │ + mrscs r2, R11_usr │ │ │ │ + bl ffb49dac <__time64@plt+0xffb48564> │ │ │ │ + vst4.8 {d18,d20,d22,d24}, [r0], r4 │ │ │ │ + blvs 8245e0 <__time64@plt+0x822d98> │ │ │ │ + bl ff9c9db8 <__time64@plt+0xff9c8570> │ │ │ │ + ldmdavs r1!, {r0, r1, r2, r6, r8, r9, sl, sp, lr, pc}^ │ │ │ │ + rsbcc pc, r5, #1610612740 @ 0x60000004 │ │ │ │ + rsbseq pc, r4, #192, 4 │ │ │ │ + @ instruction: 0xf47f4291 │ │ │ │ + smlabbcs r5, r4, lr, sl │ │ │ │ + smlattls r6, r2, r9, r6 │ │ │ │ + ldmdahi sl!, {r4, r5, r7, r9, sl, sp, lr, pc} │ │ │ │ + cmnpmi r0, #1879048196 @ p-variant is OBSOLETE @ 0x70000004 │ │ │ │ + @ instruction: 0xf47f429a │ │ │ │ + @ instruction: 0xf897ae83 │ │ │ │ + @ instruction: 0xf1b88002 │ │ │ │ + @ instruction: 0xf47f0f00 │ │ │ │ + @ instruction: 0xf50dae7d │ │ │ │ + smlabbcs r2, r6, sl, r5 │ │ │ │ + @ instruction: 0xf10a4640 │ │ │ │ + @ instruction: 0xf7f70a08 │ │ │ │ + stmib sp, {r0, r1, r2, r5, r7, r9, fp, ip, sp, lr, pc}^ │ │ │ │ + @ instruction: 0xf1aa8800 │ │ │ │ + @ instruction: 0xf8cd0804 │ │ │ │ + bvs ff8ebe54 <__time64@plt+0xff8ea60c> │ │ │ │ + andne lr, r5, #212, 18 @ 0x350000 │ │ │ │ + @ instruction: 0xf9f0f7ff │ │ │ │ + mcrrne 6, 0, r4, r2, cr3 │ │ │ │ + @ instruction: 0xf81ad04f │ │ │ │ + ldmdblt r2!, {r2, sl, fp, sp}^ │ │ │ │ + @ instruction: 0x63234618 │ │ │ │ + tstcs r2, r1, lsl #4 │ │ │ │ + bl febc9e28 <__time64@plt+0xfebc85e0> │ │ │ │ + blcs 1ce62e4 <__time64@plt+0x1ce4a9c> │ │ │ │ + @ instruction: 0xf8dbd00c │ │ │ │ + movwcc r3, #4220 @ 0x107c │ │ │ │ + rsbscc pc, ip, fp, asr #17 │ │ │ │ + andls lr, r6, r3, lsr #14 │ │ │ │ + @ instruction: 0xf0034640 │ │ │ │ + blls 1ca684 <__time64@plt+0x1c8e3c> │ │ │ │ + strb r6, [r9, r0, ror #4]! │ │ │ │ + andcs r6, r0, #32, 22 @ 0x8000 │ │ │ │ + @ instruction: 0xf7f52103 │ │ │ │ + @ instruction: 0x2104eb9a │ │ │ │ + andvs pc, r0, #64, 8 @ 0x40000000 │ │ │ │ + @ instruction: 0xf7f56b20 │ │ │ │ + @ instruction: 0xe7e6eb94 │ │ │ │ + strlt lr, [r7], #-2525 @ 0xfffff623 │ │ │ │ + @ instruction: 0x5605e9d4 │ │ │ │ + ldc2l 7, cr15, [r4], #-988 @ 0xfffffc24 │ │ │ │ + vst2.16 {d20,d22}, [pc :256], r2 │ │ │ │ + andls r5, r3, r0, lsl #7 │ │ │ │ + ldmdami r1!, {r0, r9, sp}^ │ │ │ │ + @ instruction: 0x96024479 │ │ │ │ + ldrbtmi r9, [r8], #-256 @ 0xffffff00 │ │ │ │ + strls r4, [r1, #-1561] @ 0xfffff9e7 │ │ │ │ + stcl 7, cr15, [r6], {245} @ 0xf5 │ │ │ │ + mrc2 7, 7, pc, cr2, cr6, {7} │ │ │ │ + @ instruction: 0xf43f2800 │ │ │ │ + stmdami fp!, {r0, r2, r8, sl, fp, sp, pc}^ │ │ │ │ + @ instruction: 0xf7f54478 │ │ │ │ + ldrbt lr, [pc], #2840 @ bec8 <__time64@plt+0xa680> │ │ │ │ + vst1.16 {d20-d21}, [pc :128], r9 │ │ │ │ + stmdami r9!, {r7, r8, r9, ip, lr}^ │ │ │ │ + ldrbtmi r4, [sl], #-1561 @ 0xfffff9e7 │ │ │ │ + strcs lr, [r0, #-2509] @ 0xfffff633 │ │ │ │ + andcs r4, r1, #120, 8 @ 0x78000000 │ │ │ │ + ldc 7, cr15, [r0], #980 @ 0x3d4 │ │ │ │ + ldmib r4, {r1, r4, r5, r6, r7, sl, sp, lr, pc}^ │ │ │ │ + @ instruction: 0xf7f75605 │ │ │ │ + stmdbmi r3!, {r0, r1, r3, r6, sl, fp, ip, sp, lr, pc}^ │ │ │ │ + orrpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ + andcs r9, r1, #3 │ │ │ │ + ldrbtmi r4, [r9], #-2145 @ 0xfffff79f │ │ │ │ + tstls r0, r2, lsl #12 │ │ │ │ + @ instruction: 0x46194478 │ │ │ │ + @ instruction: 0xf7f59501 │ │ │ │ + ldrb lr, [pc], #3230 @ bf08 <__time64@plt+0xa6c0> │ │ │ │ + vst1.16 {d20-d21}, [pc :64]! │ │ │ │ + ldmdami sp, {r7, r8, r9, ip, lr}^ │ │ │ │ + ldrbtmi r4, [sl], #-1561 @ 0xfffff9e7 │ │ │ │ + strcs lr, [r0, #-2509] @ 0xfffff633 │ │ │ │ + andcs r4, r1, #120, 8 @ 0x78000000 │ │ │ │ + ldc 7, cr15, [r0], {245} @ 0xf5 │ │ │ │ + ldmib r4, {r1, r4, r6, r7, sl, sp, lr, pc}^ │ │ │ │ + @ instruction: 0xf7f75605 │ │ │ │ + ldmdbmi r7, {r0, r1, r3, r5, sl, fp, ip, sp, lr, pc}^ │ │ │ │ + orrpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ + andcs r9, r1, #3 │ │ │ │ + ldrbtmi r4, [r9], #-2133 @ 0xfffff7ab │ │ │ │ + tstls r0, r2, lsl #12 │ │ │ │ + @ instruction: 0x46194478 │ │ │ │ + @ instruction: 0xf7f59501 │ │ │ │ + ldrt lr, [pc], #3198 @ bf48 <__time64@plt+0xa700> │ │ │ │ + @ instruction: 0x5605e9d4 │ │ │ │ + ldc2 7, cr15, [r8], {247} @ 0xf7 │ │ │ │ + ldrbmi r4, [r2], -pc, asr #22 │ │ │ │ + andvs lr, r2, sp, asr #19 │ │ │ │ + ldrbtmi r4, [fp], #-2126 @ 0xfffff7b2 │ │ │ │ + vst2.8 {d25-d28}, [pc], r0 │ │ │ │ + ldrmi r5, [r9], -r0, lsl #7 │ │ │ │ + strls r4, [r1, #-1144] @ 0xfffffb88 │ │ │ │ + stcl 7, cr15, [sl], #-980 @ 0xfffffc2c │ │ │ │ + mrc2 7, 4, pc, cr6, cr6, {7} │ │ │ │ + stmdals r7, {r3, r5, r6, r7, r8, fp, ip, sp, pc} │ │ │ │ + mrrc 7, 15, pc, r2, cr5 @ │ │ │ │ + ldmib r4, {r1, r2, r5, r7, sl, sp, lr, pc}^ │ │ │ │ + @ instruction: 0xf7f75605 │ │ │ │ + blmi 118af80 <__time64@plt+0x1189738> │ │ │ │ + stmib sp, {r1, r4, r6, r9, sl, lr}^ │ │ │ │ + stmdami r4, {r1, sp, lr}^ │ │ │ │ + stmib sp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ + vst3.8 {d19,d21,d23}, [pc], r0 │ │ │ │ + ldrmi r5, [r9], -r0, lsl #7 │ │ │ │ + @ instruction: 0xf7f54478 │ │ │ │ + @ instruction: 0xf7f6ec52 │ │ │ │ + stmdacs r0, {r0, r2, r3, r4, r5, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + ldcge 4, cr15, [r0], {63} @ 0x3f │ │ │ │ + @ instruction: 0xf7f5e789 │ │ │ │ + ldmdami ip!, {r1, r2, r3, r5, r6, r9, fp, sp, lr, pc} │ │ │ │ + @ instruction: 0xf7f54478 │ │ │ │ + ldrb lr, [ip, r0, lsr #21] │ │ │ │ + muleq r0, sl, r7 │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + andeq r8, r0, r6, lsl #15 │ │ │ │ + andeq r6, r0, r0, lsr r5 │ │ │ │ + ldrdeq pc, [r0], -r8 │ │ │ │ + andeq r6, r0, r6, lsl #10 │ │ │ │ + andeq r5, r0, r8, asr #14 │ │ │ │ + andeq r6, r0, r8, asr #9 │ │ │ │ + andeq r6, r0, lr, lsr #9 │ │ │ │ + andeq r5, r0, r0, asr r7 │ │ │ │ + andeq r6, r0, r0, ror r4 │ │ │ │ + andeq r6, r0, r0, lsl #18 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq r6, r0, r2, ror #4 │ │ │ │ + andeq r6, r0, lr, ror r3 │ │ │ │ + andeq pc, r0, r8, lsr #26 │ │ │ │ + andeq r8, r0, r6, lsl r5 │ │ │ │ + andeq r5, r0, sl, lsl #11 │ │ │ │ + andeq r5, r0, r6, lsr #4 │ │ │ │ + andeq r5, r0, r8, ror #14 │ │ │ │ + andeq r5, r0, r0, ror r7 │ │ │ │ + andeq r5, r0, r0, ror #14 │ │ │ │ + andeq r6, r0, r0, asr #5 │ │ │ │ + muleq r0, r4, r2 │ │ │ │ + andeq r6, r0, lr, ror #4 │ │ │ │ + muleq r0, r6, r4 │ │ │ │ + andeq pc, r0, r0, lsr #24 │ │ │ │ + strheq r6, [r0], -r4 │ │ │ │ + andeq pc, r0, r6, lsr #23 │ │ │ │ + andeq r6, r0, ip, lsr #3 │ │ │ │ + andeq r5, r0, r2, asr r6 │ │ │ │ + andeq r6, r0, r8, ror #3 │ │ │ │ + andeq pc, r0, r2, asr #21 │ │ │ │ + ldrdeq r6, [r0], -r0 │ │ │ │ + andeq r6, r0, lr, ror r1 │ │ │ │ + andeq pc, r0, lr, lsr #19 │ │ │ │ + muleq r0, r4, r1 │ │ │ │ + andeq r6, r0, lr │ │ │ │ + andeq r6, r0, r8, asr #3 │ │ │ │ + muleq r0, lr, r1 │ │ │ │ + ldrdeq pc, [r0], -r2 │ │ │ │ + strheq r6, [r0], -r0 │ │ │ │ + muleq r0, lr, r8 │ │ │ │ + andeq r5, r0, r4, asr #29 │ │ │ │ + andeq pc, r0, lr, lsr r7 @ │ │ │ │ + ldrdeq r5, [r0], -r8 │ │ │ │ + andeq r5, r0, lr, lsl #27 │ │ │ │ + andeq pc, r0, r0, lsl r7 @ │ │ │ │ + andeq r5, r0, lr, lsr #30 │ │ │ │ + andeq pc, r0, ip, ror #13 │ │ │ │ + andeq r5, r0, sl, lsr #27 │ │ │ │ + ldrdeq pc, [r0], -r0 │ │ │ │ + strdeq r5, [r0], -lr │ │ │ │ + andeq pc, r0, ip, lsr #13 │ │ │ │ + andeq r5, r0, r2, asr lr │ │ │ │ + andeq pc, r0, r4, lsl #13 │ │ │ │ + ldrdeq r5, [r0], -ip │ │ │ │ + andeq pc, r0, r0, asr r6 @ │ │ │ │ + andeq r5, r0, r0, lsr lr │ │ │ │ + svcmi 0x00f0e92d │ │ │ │ + stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ + cdpmi 4, 12, cr15, cr0, cr15, {2} │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + vmlaeq.f64 d14, d30, d28 │ │ │ │ + stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + ldrshle r4, [r9, #84]! @ 0x54 │ │ │ │ + cdppl 5, 8, cr15, cr0, cr14, {5} │ │ │ │ + cdpeq 8, 14, cr15, cr0, cr14, {6} │ │ │ │ + stclmi 5, cr15, [r1, #692] @ 0x2b4 │ │ │ │ + addslt r4, pc, r5, lsl r6 @ │ │ │ │ + @ instruction: 0xf8df461f │ │ │ │ + @ instruction: 0xf10d3700 │ │ │ │ + strcs r0, [r0], #-3064 @ 0xfffff408 │ │ │ │ + @ instruction: 0xf8df920d │ │ │ │ + stmib sp, {r3, r4, r5, r6, r7, r9, sl, sp}^ │ │ │ │ + @ instruction: 0xf50d0107 │ │ │ │ + ldrbtmi r4, [sl], #-449 @ 0xfffffe3f │ │ │ │ + ldmpl r3, {r2, r4, r5, r6, r8, ip, sp}^ │ │ │ │ + andvs r6, fp, fp, lsl r8 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + stcmi 8, cr15, [r8], #300 @ 0x12c │ │ │ │ + @ instruction: 0xff1af7f6 │ │ │ │ + @ instruction: 0xf0002d00 │ │ │ │ + blls 36c554 <__time64@plt+0x36ad0c> │ │ │ │ + blcs 2a17c <__time64@plt+0x28934> │ │ │ │ + mrshi pc, (UNDEF: 13) @ │ │ │ │ + @ instruction: 0xf80b9b07 │ │ │ │ + @ instruction: 0xf80b7c08 │ │ │ │ + ldrbvs r4, [ip, r7, lsl #24] │ │ │ │ + blcs 32d44 <__time64@plt+0x314fc> │ │ │ │ + tstphi fp, r0 @ p-variant is OBSOLETE │ │ │ │ + movweq pc, #16811 @ 0x41ab @ │ │ │ │ + ldrmi r9, [r8], -r8, lsl #18 │ │ │ │ + rscsvc pc, pc, #64, 12 @ 0x4000000 │ │ │ │ + b ff2ca10c <__time64@plt+0xff2c88c4> │ │ │ │ + @ instruction: 0xf88b4603 │ │ │ │ + @ instruction: 0xf8df4ffb │ │ │ │ + @ instruction: 0xf50d16a0 │ │ │ │ + ldrtcc r5, [r4], #-1027 @ 0xfffffbfd │ │ │ │ + ldrbtmi r4, [r9], #-1560 @ 0xfffff9e8 │ │ │ │ + orrpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ + @ instruction: 0xf0024622 │ │ │ │ + stmdacs r0, {r0, r1, r3, r4, r6, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ + sbchi pc, r0, #0 │ │ │ │ + pkhtbeq pc, r4, pc, asr #17 @ │ │ │ │ + strpl pc, [r7, #1293] @ 0x50d │ │ │ │ + ldrcc sl, [r4, #-3604] @ 0xfffff1ec │ │ │ │ + @ instruction: 0xf0024478 │ │ │ │ + andcs pc, r4, r3, lsr fp @ │ │ │ │ + @ instruction: 0xf84ef003 │ │ │ │ + stceq 8, cr15, [r4], #300 @ 0x12c │ │ │ │ + @ instruction: 0xf0032004 │ │ │ │ + @ instruction: 0xf84bf849 │ │ │ │ + andcs r0, r4, r0, lsr #25 │ │ │ │ + @ instruction: 0xf844f003 │ │ │ │ + ldceq 8, cr15, [ip], {75} @ 0x4b │ │ │ │ + @ instruction: 0xf0032004 │ │ │ │ + @ instruction: 0x4632f83f │ │ │ │ + ldceq 8, cr15, [r8], {75} @ 0x4b │ │ │ │ + strtmi r4, [r0], -r9, lsr #12 │ │ │ │ + movwls sl, #43806 @ 0xab1e │ │ │ │ + blx fe0c81ac <__time64@plt+0xfe0c6964> │ │ │ │ + @ instruction: 0xf0402800 │ │ │ │ + ldrtmi r8, [r2], -r0, asr #5 │ │ │ │ + strtmi r4, [r0], -r9, lsr #12 │ │ │ │ + blx 1ec81bc <__time64@plt+0x1ec6974> │ │ │ │ + @ instruction: 0xf0402800 │ │ │ │ + @ instruction: 0x463282b0 │ │ │ │ + strtmi r4, [r9], -r0, lsr #12 │ │ │ │ + blx 1cc81cc <__time64@plt+0x1cc6984> │ │ │ │ + @ instruction: 0xf0402800 │ │ │ │ + @ instruction: 0xf85b82a1 │ │ │ │ + @ instruction: 0xf04f4c98 │ │ │ │ + @ instruction: 0xf8df0901 │ │ │ │ + ldrbtmi r0, [r8], #-1556 @ 0xfffff9ec │ │ │ │ + @ instruction: 0xf84ef003 │ │ │ │ + @ instruction: 0xf0026020 │ │ │ │ + blls 20af10 <__time64@plt+0x2096c8> │ │ │ │ + ldrdvs pc, [r4], r3 │ │ │ │ + mcrcs 6, 0, r4, cr0, cr4, {1} │ │ │ │ + strcs sp, [r1, #-67] @ 0xffffffbd │ │ │ │ + @ instruction: 0xa329e95b │ │ │ │ + movwls r2, #19712 @ 0x4d00 │ │ │ │ + mvnhi pc, r0, asr #6 │ │ │ │ + @ instruction: 0x463746b8 │ │ │ │ + strcs r9, [r0], #-1029 @ 0xfffffbfb │ │ │ │ + @ instruction: 0xf04f693e │ │ │ │ + and r0, r3, r0, lsl #18 │ │ │ │ + stmdbeq r1, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ + eorle r4, r7, sp, asr #10 │ │ │ │ + mvnsle r4, r6, asr #10 │ │ │ │ + eorne pc, r9, sl, asr r8 @ │ │ │ │ + @ instruction: 0xf7f56978 │ │ │ │ + stmdacs r0, {r1, r2, r3, r4, r5, r7, fp, sp, lr, pc} │ │ │ │ + blls 1409f0 <__time64@plt+0x13f1a8> │ │ │ │ + @ instruction: 0xf85369b8 │ │ │ │ + @ instruction: 0xf7f51029 │ │ │ │ + stmdacs r0, {r1, r2, r4, r5, r7, fp, sp, lr, pc} │ │ │ │ + @ instruction: 0xf85bd1ea │ │ │ │ + ldmibvs r8!, {r2, r3, r4, r7, sl, fp, ip, sp}^ │ │ │ │ + eorne pc, r9, r3, asr r8 @ │ │ │ │ + stmia ip!, {r0, r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + mvnle r2, r0, lsl #16 │ │ │ │ + ldccc 8, cr15, [r8], {91} @ 0x5b │ │ │ │ + @ instruction: 0xf8536a38 │ │ │ │ + @ instruction: 0xf7f51029 │ │ │ │ + stmdacs r0, {r2, r5, r7, fp, sp, lr, pc} │ │ │ │ + @ instruction: 0xf109d1d8 │ │ │ │ + strcc r0, [r1], #-2305 @ 0xfffff6ff │ │ │ │ + bicsle r4, r7, sp, asr #10 │ │ │ │ + @ instruction: 0xf0002c00 │ │ │ │ + ldmdavs pc!, {r0, r1, r2, r3, r4, r7, r8, pc} @ │ │ │ │ + bicle r2, r9, r0, lsl #30 │ │ │ │ + strbmi r9, [r7], -r5, lsl #24 │ │ │ │ + @ instruction: 0xf8df4626 │ │ │ │ + movwcs r2, #1396 @ 0x574 │ │ │ │ + @ instruction: 0x46344698 │ │ │ │ + andls r4, ip, #2046820352 @ 0x7a000000 │ │ │ │ + strbcs pc, [r8, #-2271]! @ 0xfffff721 @ │ │ │ │ + ldrbtmi r9, [sl], #-777 @ 0xfffffcf7 │ │ │ │ + eorls pc, ip, sp, asr #17 │ │ │ │ + @ instruction: 0xf85b920e │ │ │ │ + b 13db528 <__time64@plt+0x13d9ce0> │ │ │ │ + @ instruction: 0xf8530a88 │ │ │ │ + @ instruction: 0xf85b5028 │ │ │ │ + @ instruction: 0xf8533ca0 │ │ │ │ + @ instruction: 0xf85b2028 │ │ │ │ + andls r3, r5, #156, 24 @ 0x9c00 │ │ │ │ + eorvs pc, r8, r3, asr r8 @ │ │ │ │ + ldccc 8, cr15, [r8], {91} @ 0x5b │ │ │ │ + eorcc pc, r8, r3, asr r8 @ │ │ │ │ + stccs 3, cr9, [r0], {6} │ │ │ │ + @ instruction: 0x4691d053 │ │ │ │ + stmdavs r4!, {r1, sp, lr, pc} │ │ │ │ + suble r2, lr, r0, lsl #24 │ │ │ │ + adcsmi r6, fp, #573440 @ 0x8c000 │ │ │ │ + stmdbvs r0!, {r0, r3, r4, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ + @ instruction: 0xf7f54629 │ │ │ │ + stmdacs r0, {r2, r5, r6, fp, sp, lr, pc} │ │ │ │ + stmibvs r0!, {r0, r1, r4, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ + @ instruction: 0xf7f54649 │ │ │ │ + stmdacs r0, {r1, r2, r3, r4, r6, fp, sp, lr, pc} │ │ │ │ + stmibvs r0!, {r0, r2, r3, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ + @ instruction: 0xf7f54631 │ │ │ │ + stmdacs r0, {r3, r4, r6, fp, sp, lr, pc} │ │ │ │ + bvs 840a90 <__time64@plt+0x83f248> │ │ │ │ + @ instruction: 0xf7f59906 │ │ │ │ + stmdacs r0, {r1, r4, r6, fp, sp, lr, pc} │ │ │ │ + stmiavs r6!, {r0, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ + ldrtmi r9, [r0], -sp, lsl #18 │ │ │ │ + stmda sl, {r0, r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + @ instruction: 0xf0402800 │ │ │ │ + blls 26cc40 <__time64@plt+0x26b3f8> │ │ │ │ + movwls r3, #37633 @ 0x9301 │ │ │ │ + rsbvs r2, r3, r1, lsl #6 │ │ │ │ + ldrhtvs lr, [ip], #-10 │ │ │ │ + svccs 0x0000683f │ │ │ │ + svcge 0x006ff47f │ │ │ │ + strbmi r9, [r7], -r5, lsl #24 │ │ │ │ + stccs 6, cr4, [r0, #-676] @ 0xfffffd5c │ │ │ │ + movwcs sp, #3234 @ 0xca2 │ │ │ │ + @ instruction: 0xf8df9309 │ │ │ │ + @ instruction: 0xf50d24c0 │ │ │ │ + @ instruction: 0xf8df41c1 │ │ │ │ + @ instruction: 0x3174349c │ │ │ │ + ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ + stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ + @ instruction: 0xf04f405a │ │ │ │ + @ instruction: 0xf0400300 │ │ │ │ + stmdals r9, {r6, r9, pc} │ │ │ │ + stclmi 5, cr15, [r1, #52] @ 0x34 │ │ │ │ + pop {r0, r1, r2, r3, r4, ip, sp, pc} │ │ │ │ + @ instruction: 0xf80b8ff0 │ │ │ │ + blge f5b374 <__time64@plt+0xf59b2c> │ │ │ │ + blls 345f14 <__time64@plt+0x3446cc> │ │ │ │ + @ instruction: 0xf50d2400 │ │ │ │ + stmdb fp, {r0, r1, r6, r8, fp, ip, lr}^ │ │ │ │ + @ instruction: 0xf1094425 │ │ │ │ + andsvc r0, ip, r8, lsr r9 │ │ │ │ + @ instruction: 0xf84b2301 │ │ │ │ + blls 21b5b0 <__time64@plt+0x219d68> │ │ │ │ + @ instruction: 0xf0002b00 │ │ │ │ + @ instruction: 0xf1a9810b │ │ │ │ + stmdbls r8, {r2, r8, r9} │ │ │ │ + @ instruction: 0xf6404618 │ │ │ │ + @ instruction: 0xf7f572ff │ │ │ │ + @ instruction: 0x4603e99c │ │ │ │ + svcmi 0x00fbf889 │ │ │ │ + ldrbne pc, [r8], #-2271 @ 0xfffff721 @ │ │ │ │ + strmi pc, [r1], #1293 @ 0x50d │ │ │ │ + @ instruction: 0x46183474 │ │ │ │ + vst3.16 {d20-d22}, [pc :256], r9 │ │ │ │ + strtmi r5, [r2], -r0, lsl #7 │ │ │ │ + blx feb483be <__time64@plt+0xfeb46b76> │ │ │ │ + stmdacs r0, {r2, ip, pc} │ │ │ │ + addhi pc, r9, r0 │ │ │ │ + andcs r9, r0, #10240 @ 0x2800 │ │ │ │ + @ instruction: 0xf50d4620 │ │ │ │ + @ instruction: 0xf1a346a1 │ │ │ │ + @ instruction: 0x36740114 │ │ │ │ + svc 0x00f2f7f4 │ │ │ │ + strmi r2, [r4], -r2, lsl #2 │ │ │ │ + @ instruction: 0xf7f62000 │ │ │ │ + bls 2cc310 <__time64@plt+0x2caac8> │ │ │ │ + strtmi r4, [r9], -r3, lsr #12 │ │ │ │ + stceq 1, cr15, [sl], #-648 @ 0xfffffd78 │ │ │ │ + bcc 431bf0 <__time64@plt+0x4303a8> │ │ │ │ + andgt pc, r4, sp, asr #17 │ │ │ │ + bls 170bf0 <__time64@plt+0x16f3a8> │ │ │ │ + @ instruction: 0xff14f7fe │ │ │ │ + svclt 0x00181c43 │ │ │ │ + strmi r2, [r4], -r1, lsl #6 │ │ │ │ + movwls fp, #20248 @ 0x4f18 │ │ │ │ + bichi pc, r3, r0 │ │ │ │ + andcs r2, r1, r4, ror #2 │ │ │ │ + @ instruction: 0xff10f002 │ │ │ │ + stmdacs r0, {r0, r7, r9, sl, lr} │ │ │ │ + orrshi pc, sl, r0 │ │ │ │ + @ instruction: 0xf002980d │ │ │ │ + @ instruction: 0xf04fff2f │ │ │ │ + @ instruction: 0xf8c933ff │ │ │ │ + strtmi r0, [r8], -ip │ │ │ │ + eorscc pc, r0, r9, asr #17 │ │ │ │ + eormi pc, ip, r9, asr #17 │ │ │ │ + andsvc pc, r0, r9, asr #17 │ │ │ │ + @ instruction: 0xff22f002 │ │ │ │ + andseq pc, r4, r9, asr #17 │ │ │ │ + @ instruction: 0xf0029805 │ │ │ │ + @ instruction: 0xf8c9ff1d │ │ │ │ + @ instruction: 0x46300018 │ │ │ │ + @ instruction: 0xff18f002 │ │ │ │ + andseq pc, ip, r9, asr #17 │ │ │ │ + @ instruction: 0xf0029806 │ │ │ │ + blls 14c0a0 <__time64@plt+0x14a858> │ │ │ │ + eorscc pc, r8, r9, asr #17 │ │ │ │ + @ instruction: 0xf85b9b07 │ │ │ │ + @ instruction: 0xf8c92c90 │ │ │ │ + @ instruction: 0xf8d30020 │ │ │ │ + @ instruction: 0xf8c93084 │ │ │ │ + andcs r2, r1, #40 @ 0x28 │ │ │ │ + andcs pc, r4, r9, asr #17 │ │ │ │ + @ instruction: 0xf0002b00 │ │ │ │ + ldrmi r8, [sl], -ip, lsl #2 │ │ │ │ + blcs 264e8 <__time64@plt+0x24ca0> │ │ │ │ + @ instruction: 0xf8c2d1fb │ │ │ │ + blls 270484 <__time64@plt+0x26ec3c> │ │ │ │ + movwls r3, #37633 @ 0x9301 │ │ │ │ + stccc 8, cr15, [r4], #364 @ 0x16c │ │ │ │ + andpl pc, sl, r3, asr r8 @ │ │ │ │ + @ instruction: 0xf1084628 │ │ │ │ + @ instruction: 0xf0020801 │ │ │ │ + @ instruction: 0xf85bfeeb │ │ │ │ + @ instruction: 0xf8533ca0 │ │ │ │ + @ instruction: 0xf002000a │ │ │ │ + @ instruction: 0xf85bfee5 │ │ │ │ + @ instruction: 0xf8533c9c │ │ │ │ + @ instruction: 0xf002000a │ │ │ │ + @ instruction: 0xf85bfedf │ │ │ │ + @ instruction: 0xf8533c98 │ │ │ │ + @ instruction: 0xf002000a │ │ │ │ + blls 30c024 <__time64@plt+0x30a7dc> │ │ │ │ + @ instruction: 0xf0004543 │ │ │ │ + blls 1ec8b0 <__time64@plt+0x1eb068> │ │ │ │ + ldrdmi pc, [r4], r3 │ │ │ │ + ldrtmi lr, [r0], -r1, ror #13 │ │ │ │ + ldc2l 7, cr15, [r2], {246} @ 0xf6 │ │ │ │ + @ instruction: 0xf0002801 │ │ │ │ + stmdacs r2, {r0, r7, pc} │ │ │ │ + blls 2c0c30 <__time64@plt+0x2bf3e8> │ │ │ │ + strvc lr, [pc, #-2509] @ bb17 <__time64@plt+0xa2cf> │ │ │ │ + @ instruction: 0xf8dd3b0c │ │ │ │ + @ instruction: 0x461f9010 │ │ │ │ + andcs lr, sl, r4 │ │ │ │ + stmdbeq r1, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ + stc2l 7, cr15, [r0], #988 @ 0x3dc │ │ │ │ + andcs r2, r0, #1073741824 @ 0x40000000 │ │ │ │ + @ instruction: 0xf7f54608 │ │ │ │ + @ instruction: 0x1e04e952 │ │ │ │ + teqphi pc, r0, asr #5 @ p-variant is OBSOLETE │ │ │ │ + andcs r2, r9, #4, 6 @ 0x10000000 │ │ │ │ + movwls r2, #257 @ 0x101 │ │ │ │ + @ instruction: 0xf1ab463b │ │ │ │ + @ instruction: 0xf7f50578 │ │ │ │ + @ instruction: 0xf1abe83a │ │ │ │ + rsbcs r0, ip, #-671088639 @ 0xd8000001 │ │ │ │ + ldrmi r2, [r8], -r0, lsl #2 │ │ │ │ + stmia sl, {r0, r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldrtmi r2, [r1], -ip, ror #4 │ │ │ │ + movweq pc, #4175 @ 0x104f @ │ │ │ │ + ldclcc 8, cr15, [r8], #-172 @ 0xffffff54 │ │ │ │ + ldmda r8, {r0, r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + rsbcs r4, lr, #42991616 @ 0x2900000 │ │ │ │ + @ instruction: 0xf7f54620 │ │ │ │ + stmdacs r0, {r1, r3, r4, r5, r6, r8, fp, sp, lr, pc} │ │ │ │ + smlabbhi r8, r0, r2, pc @ │ │ │ │ + @ instruction: 0xf7f54620 │ │ │ │ + @ instruction: 0xf7f5e968 │ │ │ │ + stmdavs r3, {r1, r2, r3, r4, r5, r6, fp, sp, lr, pc} │ │ │ │ + svceq 0x000af1b9 │ │ │ │ + msreq SPSR_fsxc, #-1073741784 @ 0xc0000028 │ │ │ │ + @ instruction: 0xf383fab3 │ │ │ │ + cmpne r3, #323584 @ 0x4f000 │ │ │ │ + movwcs fp, #3848 @ 0xf08 │ │ │ │ + bicle r2, r0, r0, lsl #22 │ │ │ │ + strvc lr, [pc, #-2525] @ bb93 <__time64@plt+0xa34b> │ │ │ │ + @ instruction: 0xf906f7f7 │ │ │ │ + stmib sp, {r0, r2, r8, r9, fp, ip, pc}^ │ │ │ │ + blmi fe818584 <__time64@plt+0xfe816d3c> │ │ │ │ + ldrbtmi r4, [fp], #-2208 @ 0xfffff760 │ │ │ │ + ldrbtmi r9, [r8], #-768 @ 0xfffffd00 │ │ │ │ + orrpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ + ldrmi r9, [r9], -r1, lsl #10 │ │ │ │ + @ instruction: 0xf7f52201 │ │ │ │ + @ instruction: 0xf85be958 │ │ │ │ + @ instruction: 0xf8533ca4 │ │ │ │ + ldrb r5, [r9, -sl]! │ │ │ │ + stccc 8, cr15, [r4], {9} │ │ │ │ + movtpl pc, #13581 @ 0x350d @ │ │ │ │ + @ instruction: 0xe6f93334 │ │ │ │ + @ instruction: 0xf43f45b0 │ │ │ │ + stcls 14, cr10, [r5], {182} @ 0xb6 │ │ │ │ + @ instruction: 0x4647463e │ │ │ │ + mcrcs 8, 0, r6, cr0, cr6, {1} │ │ │ │ + mrcge 4, 5, APSR_nzcv, cr6, cr15, {1} │ │ │ │ + @ instruction: 0xf73f2d00 │ │ │ │ + ldmdbvs r3!, {r0, r2, r3, r4, r9, sl, fp, sp, pc} │ │ │ │ + ldrhle r4, [r5, #43]! @ 0x2b │ │ │ │ + rsbsvs r2, r3, r0, lsl #6 │ │ │ │ + mcrcs 8, 0, r6, cr0, cr6, {1} │ │ │ │ + mcrge 4, 5, pc, cr10, cr15, {1} @ │ │ │ │ + addsmi r6, pc, #835584 @ 0xcc000 │ │ │ │ + ldrb sp, [r5, ip, ror #3]! │ │ │ │ + @ instruction: 0xf10daa1a │ │ │ │ + stmib sp, {r1, r2, r3, r6, sl, fp}^ │ │ │ │ + @ instruction: 0x46657510 │ │ │ │ + eorshi pc, ip, sp, asr #17 │ │ │ │ + @ instruction: 0x46414690 │ │ │ │ + ldrtmi r4, [r0], -sl, lsr #12 │ │ │ │ + @ instruction: 0x9010f8dd │ │ │ │ + @ instruction: 0xf7f69f0a │ │ │ │ + stmdacs r0, {r0, r1, r3, r4, r5, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdals lr, {r1, r6, ip, lr, pc} │ │ │ │ + blx fecca600 <__time64@plt+0xfecc8db8> │ │ │ │ + ldccc 8, cr15, [r0], {91} @ 0x5b │ │ │ │ + svclt 0x00084283 │ │ │ │ + svceq 0x0000f1b9 │ │ │ │ + addshi pc, r1, r0 │ │ │ │ + mrscs r2, R9_usr │ │ │ │ + @ instruction: 0xf7f52002 │ │ │ │ + cdpne 8, 0, cr14, cr4, cr2, {6} │ │ │ │ + movwcs sp, #19248 @ 0x4b30 │ │ │ │ + tstcs r1, r9, lsl #4 │ │ │ │ + @ instruction: 0xf1a79300 │ │ │ │ + @ instruction: 0xf7f4030c │ │ │ │ + ldrtmi lr, [r9], -ip, lsr #31 │ │ │ │ + andscs r2, r0, #0, 6 │ │ │ │ + @ instruction: 0xf8414620 │ │ │ │ + rsbsvs r3, fp, r8, lsl #18 │ │ │ │ + ldccc 8, cr15, [r0], {91} @ 0x5b │ │ │ │ + @ instruction: 0xf84bba1b │ │ │ │ + @ instruction: 0xf83b3c84 │ │ │ │ + blt 16db8fc <__time64@plt+0x16da0b4> │ │ │ │ + stccc 8, cr15, [r6], {43} @ 0x2b │ │ │ │ + @ instruction: 0xf82b2302 │ │ │ │ + @ instruction: 0xf7f53c88 │ │ │ │ + movwcs lr, #10474 @ 0x28ea │ │ │ │ + vmlal.s8 q1, d0, d0 │ │ │ │ + strtmi r8, [r0], -sl, lsr #1 │ │ │ │ + ldm r6, {r0, r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + svceq 0x0002f1b9 │ │ │ │ + strtmi sp, [sl], -pc │ │ │ │ + ldrtmi r4, [r0], -r1, asr #12 │ │ │ │ + stmdbeq r1, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ + ldc2l 7, cr15, [r8, #984]! @ 0x3d8 │ │ │ │ + @ instruction: 0xd1bc2800 │ │ │ │ + @ instruction: 0x870fe9dd │ │ │ │ + blls 206280 <__time64@plt+0x204a38> │ │ │ │ + addls pc, r4, r3, asr #17 │ │ │ │ + ldmib sp, {r0, r2, r4, r5, r6, r7, r9, sl, sp, lr, pc}^ │ │ │ │ + @ instruction: 0xf8dd7510 │ │ │ │ + @ instruction: 0xf7f7803c │ │ │ │ + blls 18a860 <__time64@plt+0x189018> │ │ │ │ + andcc lr, r2, sp, asr #19 │ │ │ │ + ldmdami r7, {r1, r2, r4, r6, r8, r9, fp, lr}^ │ │ │ │ + strls r4, [r1, #-1147] @ 0xfffffb85 │ │ │ │ + ldrbtmi r9, [r8], #-768 @ 0xfffffd00 │ │ │ │ + orrpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ + @ instruction: 0xf85be767 │ │ │ │ + @ instruction: 0xf0020ca4 │ │ │ │ + @ instruction: 0xf85bfdd7 │ │ │ │ + @ instruction: 0xf0020ca0 │ │ │ │ + @ instruction: 0xf85bfdd3 │ │ │ │ + @ instruction: 0xf0020c9c │ │ │ │ + @ instruction: 0xf85bfdcf │ │ │ │ + @ instruction: 0xf0020c98 │ │ │ │ + strt pc, [sl], -fp, asr #27 │ │ │ │ + ldmdbge lr, {r0, r1, r2, sl, fp, ip, pc} │ │ │ │ + tstls sl, r8, lsl fp │ │ │ │ + movwls r4, #9760 @ 0x2620 │ │ │ │ + blge 5f2b20 <__time64@plt+0x5f12d8> │ │ │ │ + andeq pc, r8, #-1073741782 @ 0xc000002a │ │ │ │ + blge 5b12f8 <__time64@plt+0x5afab0> │ │ │ │ + blge 5712f8 <__time64@plt+0x56fab0> │ │ │ │ + @ instruction: 0xf908f7f9 │ │ │ │ + ldrdmi pc, [r4], r4 │ │ │ │ + strtmi r4, [r6], -r5, lsl #12 │ │ │ │ + @ instruction: 0xf47f2c00 │ │ │ │ + @ instruction: 0xe60dad73 │ │ │ │ + ldcmi 8, cr15, [ip], {91} @ 0x5b │ │ │ │ + @ instruction: 0xf0024628 │ │ │ │ + strhtvs pc, [r0], -r1 @ │ │ │ │ + @ instruction: 0xf85be557 │ │ │ │ + strtmi r8, [r8], -r0, lsr #25 │ │ │ │ + stc2 0, cr15, [sl, #8]! │ │ │ │ + andeq pc, r0, r8, asr #17 │ │ │ │ + @ instruction: 0xf85be547 │ │ │ │ + strtmi r8, [r8], -r4, lsr #25 │ │ │ │ + stc2 0, cr15, [r2, #8]! │ │ │ │ + andeq pc, r0, r8, asr #17 │ │ │ │ + ldmdami r4!, {r0, r1, r2, r4, r5, r8, sl, sp, lr, pc} │ │ │ │ + @ instruction: 0xf7fe4478 │ │ │ │ + @ instruction: 0xf84bfa15 │ │ │ │ + @ instruction: 0xe7670c90 │ │ │ │ + @ instruction: 0xf7f54620 │ │ │ │ + @ instruction: 0xf85be868 │ │ │ │ + @ instruction: 0xf8533ca4 │ │ │ │ + ldr r5, [fp], sl │ │ │ │ + tstcs r2, r1, lsl #4 │ │ │ │ + ldmib sp, {r5, r9, sl, lr}^ │ │ │ │ + @ instruction: 0xf7f4750f │ │ │ │ + @ instruction: 0xf50def26 │ │ │ │ + ldrtmi r4, [r1], -r1, lsr #19 │ │ │ │ + ldmdbeq r8!, {r0, r3, r8, ip, sp, lr, pc}^ │ │ │ │ + rscsvc pc, pc, #64, 12 @ 0x4000000 │ │ │ │ + streq pc, [r4], -r9, lsr #3 │ │ │ │ + @ instruction: 0xf7f44630 │ │ │ │ + movwcs lr, #4008 @ 0xfa8 │ │ │ │ + svccc 0x00fbf889 │ │ │ │ + svcls 0x000fe63e │ │ │ │ + @ instruction: 0xf7f6e67e │ │ │ │ + blls 18c774 <__time64@plt+0x18af2c> │ │ │ │ + andcc lr, r2, sp, asr #19 │ │ │ │ + ldmdami pc, {r1, r2, r3, r4, r8, r9, fp, lr} @ │ │ │ │ + strls r4, [r1, #-1147] @ 0xfffffb85 │ │ │ │ + ldrbtmi r9, [r8], #-768 @ 0xfffffd00 │ │ │ │ + orrpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ + @ instruction: 0x4630e6f1 │ │ │ │ + stc2l 0, cr15, [r2, #-8]! │ │ │ │ + @ instruction: 0xf002980d │ │ │ │ + @ instruction: 0xf85bfd63 │ │ │ │ + rscvs r3, r0, r4, lsr #25 │ │ │ │ + andpl pc, sl, r3, asr r8 @ │ │ │ │ + ldrmi lr, [r9], -r7, lsr #11 │ │ │ │ + strtmi r2, [r0], -r1, lsl #4 │ │ │ │ + ldrsbthi pc, [ip], -sp @ │ │ │ │ + ldrvc lr, [r0, #-2525] @ 0xfffff623 │ │ │ │ + mrc 7, 7, APSR_nzcv, cr0, cr4, {7} │ │ │ │ + @ instruction: 0xf7f4e7c9 │ │ │ │ + svclt 0x0000ee5a │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + andeq r7, r0, sl, lsl #26 │ │ │ │ + muleq r0, sl, sp │ │ │ │ + andeq r5, r0, r0, lsl #27 │ │ │ │ + andeq r4, r0, lr, lsl sp │ │ │ │ + andeq pc, r0, r8, ror #6 │ │ │ │ + andeq r4, r0, lr, asr #17 │ │ │ │ + @ instruction: 0x00007ab8 │ │ │ │ + andeq r5, r0, r4, asr #22 │ │ │ │ + @ instruction: 0x000059b6 │ │ │ │ + andeq pc, r0, r6, rrx │ │ │ │ + andeq r5, r0, r8, lsl #17 │ │ │ │ + andeq lr, r0, r6, lsr pc │ │ │ │ + andeq r4, r0, r4, lsr #8 │ │ │ │ + andeq r5, r0, ip, asr r7 │ │ │ │ + andeq lr, r0, sl, asr #28 │ │ │ │ + ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + svceq 0x00e0f8cc │ │ │ │ + strmi r4, [r9], sl, lsl #13 │ │ │ │ + eorsle r2, sp, r0, lsl #18 │ │ │ │ + ldrmi r4, [r7], -r5, lsl #12 │ │ │ │ + cmple ip, r0, lsl #16 │ │ │ │ + @ instruction: 0xf04f4b31 │ │ │ │ + ldrbtmi r0, [fp], #-2049 @ 0xfffff7ff │ │ │ │ + stccs 8, cr6, [r0, #-372] @ 0xfffffe8c │ │ │ │ + @ instruction: 0xf8d5d058 │ │ │ │ + stccs 0, cr4, [r0], {132} @ 0x84 │ │ │ │ + @ instruction: 0xf04fd056 │ │ │ │ + strcs r0, [r1], -r0, lsl #18 │ │ │ │ + blcs 104864 <__time64@plt+0x10301c> │ │ │ │ + stmdavs r4!, {r0, r1, r3, r5, ip, lr, pc} │ │ │ │ + stmdavs r3!, {r2, r4, r6, r7, r8, ip, sp, pc}^ │ │ │ │ + mvnsle r2, r2, lsl #22 │ │ │ │ + stmdacs r0, {r5, r8, r9, fp, sp, lr} │ │ │ │ + stmdbvs r3!, {r0, r1, r2, r4, r5, r6, r7, r8, r9, fp, ip, lr, pc} │ │ │ │ + eorsle r2, r2, r7, ror #22 │ │ │ │ + mvnsle r2, r3, ror fp │ │ │ │ + mcr 7, 1, pc, cr12, cr4, {7} @ │ │ │ │ + stmdavs r4!, {r0, r1, r5, r8, r9, fp, sp, lr} │ │ │ │ + @ instruction: 0xf0032201 │ │ │ │ + @ instruction: 0xf857011f │ │ │ │ + ldrmi r3, [r1], #32 │ │ │ │ + tstmi r3, #138 @ 0x8a │ │ │ │ + eorcc pc, r0, r7, asr #16 │ │ │ │ + mvnle r2, r0, lsl #24 │ │ │ │ + svceq 0x0000f1b8 │ │ │ │ + stmiavs sp!, {r3, ip, lr, pc}^ │ │ │ │ + @ instruction: 0xf8d5b135 │ │ │ │ + stccs 0, cr4, [r0], {132} @ 0x84 │ │ │ │ + stmiavs sp!, {r0, r2, r4, r6, r7, r8, ip, lr, pc}^ │ │ │ │ + mvnsle r2, r0, lsl #26 │ │ │ │ + pop {r3, r6, r9, sl, lr} │ │ │ │ + bvs ff82e874 <__time64@plt+0xff82d02c> │ │ │ │ + blle ff4168b8 <__time64@plt+0xff415070> │ │ │ │ + mcr 7, 0, pc, cr10, cr4, {7} @ │ │ │ │ + @ instruction: 0xf85a6ae3 │ │ │ │ + @ instruction: 0xf1092020 │ │ │ │ + @ instruction: 0xf0030901 │ │ │ │ + blx 18d548 <__time64@plt+0x18bd00> │ │ │ │ + tstpmi sl, #201326592 @ p-variant is OBSOLETE @ 0xc000000 │ │ │ │ + eorcs pc, r0, sl, asr #16 │ │ │ │ + @ instruction: 0xf7f4e7c1 │ │ │ │ + blvs 9080cc <__time64@plt+0x906884> │ │ │ │ + @ instruction: 0xf0032201 │ │ │ │ + @ instruction: 0xf85a011f │ │ │ │ + ldrmi r3, [r1], #32 │ │ │ │ + tstmi r3, #138 @ 0x8a │ │ │ │ + eorcc pc, r0, sl, asr #16 │ │ │ │ + @ instruction: 0xf04fe7b3 │ │ │ │ + str r0, [r6, r0, lsl #16]! │ │ │ │ + ldrb r4, [r7, r9, lsr #13] │ │ │ │ + strb r4, [r9, r1, lsr #13] │ │ │ │ + muleq r0, sl, sp │ │ │ │ + svcmi 0x00f0e92d │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + svceq 0x00b8f8cc │ │ │ │ + @ instruction: 0xf8dfb089 │ │ │ │ + @ instruction: 0x460d44b8 │ │ │ │ + movwls r4, #13436 @ 0x347c │ │ │ │ + mvnvc lr, #143360 @ 0x23000 │ │ │ │ + movwls r9, #9223 @ 0x2407 │ │ │ │ + @ instruction: 0xf0402800 │ │ │ │ + @ instruction: 0xf8df81ec │ │ │ │ + strcs r3, [r1, -r4, lsr #9] │ │ │ │ + ldmdavs lr, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ + @ instruction: 0xf0002e00 │ │ │ │ + strcs r8, [r1], #-526 @ 0xfffffdf2 │ │ │ │ + @ instruction: 0xf04f4693 │ │ │ │ + stmib sp, {sl, fp}^ │ │ │ │ + @ instruction: 0xf8d67c00 │ │ │ │ + stmdacs r0, {r3, r7} │ │ │ │ + @ instruction: 0xf7f4db6d │ │ │ │ + @ instruction: 0xf8d6edbe │ │ │ │ + @ instruction: 0xf8552088 │ │ │ │ + @ instruction: 0xf0021020 │ │ │ │ + blx 10d5e0 <__time64@plt+0x10bd98> │ │ │ │ + andmi pc, fp, #201326592 @ 0xc000000 │ │ │ │ + ldrmi sp, [r0], -r1, rrx │ │ │ │ + ldc 7, cr15, [r0, #976]! @ 0x3d0 │ │ │ │ + strbtne pc, [r4], #-2271 @ 0xfffff721 @ │ │ │ │ + @ instruction: 0xf8d64602 │ │ │ │ + ldrbtmi r0, [r9], #-136 @ 0xffffff78 │ │ │ │ + @ instruction: 0x3090f8d6 │ │ │ │ + ldreq pc, [pc, -r0] │ │ │ │ + blx 124bb4 <__time64@plt+0x12336c> │ │ │ │ + @ instruction: 0xf855f707 │ │ │ │ + b 850a18 <__time64@plt+0x84f1d0> │ │ │ │ + @ instruction: 0xf8450107 │ │ │ │ + blcs 10a20 <__time64@plt+0xf1d8> │ │ │ │ + msrhi CPSR_c, r0 │ │ │ │ + and r2, r5, r0, lsl #2 │ │ │ │ + tstcs r1, fp, lsl r8 │ │ │ │ + @ instruction: 0xf0002b00 │ │ │ │ + @ instruction: 0x46988117 │ │ │ │ + @ instruction: 0xf5b268da │ │ │ │ + rscsle r3, r5, #72, 30 @ 0x120 │ │ │ │ + @ instruction: 0xf8dfb121 │ │ │ │ + ldrbtmi r3, [fp], #-1060 @ 0xfffffbdc │ │ │ │ + andhi pc, r8, r3, asr #17 │ │ │ │ + ldrcc pc, [ip], #-2271 @ 0xfffff721 │ │ │ │ + ldmvs pc, {r0, r1, r3, r4, r5, r6, sl, lr} @ │ │ │ │ + @ instruction: 0xf5c368fb │ │ │ │ + @ instruction: 0xf5ba3a48 │ │ │ │ + svclt 0x00285f80 │ │ │ │ + bpl fe049b14 <__time64@plt+0xfe0482cc> │ │ │ │ + svc 0x0002f7f4 │ │ │ │ + ldrdgt pc, [r8], r6 │ │ │ │ + movwcs lr, #14807 @ 0x39d7 │ │ │ │ + stmdacs r0, {r0, r3, r4, r7, fp, ip} │ │ │ │ + tstphi ip, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x46604652 │ │ │ │ + ldcl 7, cr15, [r2], #976 @ 0x3d0 │ │ │ │ + mcrrne 6, 0, r4, r2, cr7 │ │ │ │ + ldmdblt pc, {r2, r4, r5, r6, ip, lr, pc} @ │ │ │ │ + mvnscc pc, #79 @ 0x4f │ │ │ │ + addcc pc, r8, r6, asr #17 │ │ │ │ + @ instruction: 0xf8d64bf7 │ │ │ │ + ldrbtmi r2, [fp], #-140 @ 0xffffff74 │ │ │ │ + ldrdgt pc, [r0], r6 │ │ │ │ + @ instruction: 0xf01c443a │ │ │ │ + ldmvs fp, {r3, r8, r9, sl, fp} │ │ │ │ + ldrdne lr, [r2], -r3 │ │ │ │ + addsvs r4, r9, r9, lsr r4 │ │ │ │ + tsteq r7, r0, lsl #22 │ │ │ │ + @ instruction: 0xf8c660d9 │ │ │ │ + @ instruction: 0xf040208c │ │ │ │ + @ instruction: 0xf8d6808b │ │ │ │ + ldmdblt r7!, {r2, r7, ip, sp, lr} │ │ │ │ + blcs 104ba8 <__time64@plt+0x103360> │ │ │ │ + addhi pc, pc, r0 │ │ │ │ + svccs 0x0000683f │ │ │ │ + ldmdavs fp!, {r1, r2, r4, r6, ip, lr, pc}^ │ │ │ │ + mvnsle r2, r2, lsl #22 │ │ │ │ + stmdacs r0, {r3, r4, r5, r8, r9, fp, sp, lr} │ │ │ │ + ldmdbvs fp!, {r1, r2, r4, r5, r6, r7, r8, r9, fp, ip, lr, pc} │ │ │ │ + @ instruction: 0xf0002b67 │ │ │ │ + blcs 1cecd24 <__time64@plt+0x1ceb4dc> │ │ │ │ + @ instruction: 0xf7f4d1f0 │ │ │ │ + blvs ec7f48 <__time64@plt+0xec6700> │ │ │ │ + eorne pc, r0, fp, asr r8 @ │ │ │ │ + tstpeq pc, #2 @ p-variant is OBSOLETE │ │ │ │ + vpmax.u8 d15, d3, d4 │ │ │ │ + rscle r4, r5, fp, lsl #4 │ │ │ │ + @ instruction: 0xf7f44610 │ │ │ │ + strmi lr, [r2], -lr, lsr #26 │ │ │ │ + @ instruction: 0x0c0ce9d7 │ │ │ │ + eorcc pc, r2, fp, asr r8 @ │ │ │ │ + tstpeq pc, r0 @ p-variant is OBSOLETE │ │ │ │ + svceq 0x0001f01c │ │ │ │ + @ instruction: 0xf101fa04 │ │ │ │ + movweq lr, #6691 @ 0x1a23 │ │ │ │ + eorcc pc, r2, fp, asr #16 │ │ │ │ + @ instruction: 0xf8d6d149 │ │ │ │ + @ instruction: 0xf1b99090 │ │ │ │ + andle r0, ip, r0, lsl #30 │ │ │ │ + ldrsbgt pc, [r4], #-135 @ 0xffffff79 @ │ │ │ │ + ldmdavs sl, {r0, r1, r3, r6, r9, sl, lr}^ │ │ │ │ + movwle r4, #13716 @ 0x3594 │ │ │ │ + strmi r6, [ip, #2201] @ 0x899 │ │ │ │ + rscshi pc, r5, r0, asr #1 │ │ │ │ + blcs 26b24 <__time64@plt+0x252dc> │ │ │ │ + @ instruction: 0xf8d6d1f5 │ │ │ │ + blcs 18ce0 <__time64@plt+0x17498> │ │ │ │ + stmdacs r0, {r0, r1, r2, r9, fp, ip, lr, pc} │ │ │ │ + smlalbbhi pc, r3, r0, r2 @ │ │ │ │ + rsbsvs r2, fp, r3, lsl #6 │ │ │ │ + movwcc r9, #6913 @ 0x1b01 │ │ │ │ + ldmib sp, {r0, r8, r9, ip, pc}^ │ │ │ │ + blls d4edc <__time64@plt+0xd3694> │ │ │ │ + svclt 0x00a8428a │ │ │ │ + @ instruction: 0xdda62b00 │ │ │ │ + mul sp, r4, r6 │ │ │ │ + @ instruction: 0xf8daf7f6 │ │ │ │ + ldrdvc pc, [r4], r6 │ │ │ │ + @ instruction: 0xd1a82f00 │ │ │ │ + tstlt fp, r0, lsl #22 │ │ │ │ + mcrcs 8, 0, r6, cr0, cr6, {7} │ │ │ │ + svcge 0x0027f47f │ │ │ │ + ldrdgt pc, [r4], -sp │ │ │ │ + andlt r4, r9, r0, ror #12 │ │ │ │ + svchi 0x00f0e8bd │ │ │ │ + strbtmi r6, [r1], #-3321 @ 0xfffff307 │ │ │ │ + mcr 7, 4, pc, cr12, cr4, {7} @ │ │ │ │ + beq 491d4 <__time64@plt+0x4798c> │ │ │ │ + smlabthi r3, r0, r2, pc @ │ │ │ │ + ldrbmi r6, [r3], #-3451 @ 0xfffff285 │ │ │ │ + @ instruction: 0xf7fb657b │ │ │ │ + stmdacs r0, {r0, r2, r3, r4, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ + rschi pc, sl, r0, lsl #6 │ │ │ │ + ldmib r7, {r3, r4, r5, r8, r9, fp, sp, lr}^ │ │ │ │ + movwcs r1, #3092 @ 0xc14 │ │ │ │ + andeq lr, ip, #164864 @ 0x28400 │ │ │ │ + svcpl 0x0080f5b2 │ │ │ │ + @ instruction: 0xf44fbf28 │ │ │ │ + strbmi r5, [r1, #-640]! @ 0xfffffd80 │ │ │ │ + ldr sp, [lr, r2, ror #3]! │ │ │ │ + @ instruction: 0x463a691b │ │ │ │ + ldrmi r9, [r8], #-2311 @ 0xfffff6f9 │ │ │ │ + stmiapl fp, {r1, r2, r5, r7, r8, r9, fp, lr}^ │ │ │ │ + ldmdavs fp, {r0, r8, sp} │ │ │ │ + stcl 7, cr15, [r8], #976 @ 0x3d0 │ │ │ │ + bvs ffe46900 <__time64@plt+0xffe450b8> │ │ │ │ + @ instruction: 0xf6ff2800 │ │ │ │ + @ instruction: 0xf7f4af6d │ │ │ │ + bvs ffec7e40 <__time64@plt+0xffec65f8> │ │ │ │ + eorne pc, r0, r5, asr r8 @ │ │ │ │ + tstpeq pc, #2 @ p-variant is OBSOLETE │ │ │ │ + vpmax.u8 d15, d3, d4 │ │ │ │ + @ instruction: 0xf43f420b │ │ │ │ + ldrmi sl, [r0], -r1, ror #30 │ │ │ │ + stc 7, cr15, [r8], #976 @ 0x3d0 │ │ │ │ + @ instruction: 0xf8556afb │ │ │ │ + ldrtmi r2, [r9], -r0, lsr #32 │ │ │ │ + tstpeq pc, #3 @ p-variant is OBSOLETE │ │ │ │ + vpmax.u8 d15, d3, d4 │ │ │ │ + andeq lr, r3, #139264 @ 0x22000 │ │ │ │ + eorcs pc, r0, r5, asr #16 │ │ │ │ + @ instruction: 0xf7fe4630 │ │ │ │ + blls 8b0cc <__time64@plt+0x89884> │ │ │ │ + andne lr, r2, #3620864 @ 0x374000 │ │ │ │ + movwls r3, #4865 @ 0x1301 │ │ │ │ + svclt 0x00a8428b │ │ │ │ + @ instruction: 0xf77f2a00 │ │ │ │ + @ instruction: 0x469caf3e │ │ │ │ + andlt r4, r9, r0, ror #12 │ │ │ │ + svchi 0x00f0e8bd │ │ │ │ + stc 7, cr15, [r8], {244} @ 0xf4 │ │ │ │ + blvs e1e3d0 <__time64@plt+0xe1cb88> │ │ │ │ + eorcs pc, r3, r5, asr r8 @ │ │ │ │ + tstpeq pc, #0 @ p-variant is OBSOLETE │ │ │ │ + vpmax.u8 d15, d3, d4 │ │ │ │ + cmple fp, r3, lsl r2 │ │ │ │ + @ instruction: 0xe73e693b │ │ │ │ + ldrbtmi r4, [sl], #-2692 @ 0xfffff57c │ │ │ │ + @ instruction: 0x21146093 │ │ │ │ + @ instruction: 0xf0022001 │ │ │ │ + strmi pc, [r7], -r3, lsr #22 │ │ │ │ + @ instruction: 0xf0002800 │ │ │ │ + vst4.32 {d24-d27}, [pc] │ │ │ │ + @ instruction: 0xf0023048 │ │ │ │ + teqpvs r8, sp, lsl #22 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x2323e9d6 │ │ │ │ + andcs lr, r1, #3260416 @ 0x31c000 │ │ │ │ + rscsvs r2, sl, r0, lsl #4 │ │ │ │ + @ instruction: 0xf0002b00 │ │ │ │ + @ instruction: 0x461a809f │ │ │ │ + blcs 26c7c <__time64@plt+0x25434> │ │ │ │ + @ instruction: 0x6017d1fb │ │ │ │ + bpl fe049d54 <__time64@plt+0xfe04850c> │ │ │ │ + @ instruction: 0xf8d64b75 │ │ │ │ + ldrbtmi r0, [fp], #-136 @ 0xffffff78 │ │ │ │ + @ instruction: 0xe6d9609f │ │ │ │ + ldrpl r2, [pc], #1792 @ cc28 <__time64@plt+0xb3e0> │ │ │ │ + @ instruction: 0xf6ff45bc │ │ │ │ + @ instruction: 0xf8cdaf5b │ │ │ │ + @ instruction: 0xf10a8010 │ │ │ │ + @ instruction: 0x46893aff │ │ │ │ + stmib sp, {r5, r6, r7, r9, sl, lr}^ │ │ │ │ + and r5, r9, r5, lsl #2 │ │ │ │ + bl ff2cac14 <__time64@plt+0xff2c93cc> │ │ │ │ + stcle 8, cr2, [fp, #-0] │ │ │ │ + strcc r7, [r1, -fp, lsr #16] │ │ │ │ + stmdbeq r1, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ + andsle r2, sp, sl, lsl #22 │ │ │ │ + strbmi r2, [r9], -r1, lsl #4 │ │ │ │ + strbmi r4, [sp], -r0, asr #12 │ │ │ │ + strhle r4, [pc, #90] @ ccba <__time64@plt+0xb472> │ │ │ │ + @ instruction: 0xf8892300 │ │ │ │ + ldmib sp, {ip, sp}^ │ │ │ │ + strb r8, [r6], r4, lsl #10 │ │ │ │ + ldc 7, cr15, [r0], #-976 @ 0xfffffc30 │ │ │ │ + @ instruction: 0xf8556b3b │ │ │ │ + ldrtmi r2, [r9], -r0, lsr #32 │ │ │ │ + tstpeq pc, #3 @ p-variant is OBSOLETE │ │ │ │ + vpmax.u8 d15, d3, d4 │ │ │ │ + andeq lr, r3, #139264 @ 0x22000 │ │ │ │ + eorcs pc, r0, r5, asr #16 │ │ │ │ + @ instruction: 0xf7fe4630 │ │ │ │ + @ instruction: 0xe786f977 │ │ │ │ + ldrdpl lr, [r5, -sp] │ │ │ │ + @ instruction: 0xf8dd2300 │ │ │ │ + strbpl r8, [fp, #16] │ │ │ │ + @ instruction: 0x4699e6b2 │ │ │ │ + ldrdcc pc, [r8], r6 │ │ │ │ + blle 1578a8 <__time64@plt+0x156060> │ │ │ │ + ldrdcc pc, [ip], -r9 │ │ │ │ + svccc 0x0048f5b3 │ │ │ │ + svcge 0x000ff4ff │ │ │ │ + ldmdavs fp!, {r5, r6, r9, sl, lr}^ │ │ │ │ + @ instruction: 0xf5b21a0a │ │ │ │ + svclt 0x00285f80 │ │ │ │ + addpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ + svclt 0x00082b02 │ │ │ │ + svclt 0x000c4281 │ │ │ │ + movwcs r2, #769 @ 0x301 │ │ │ │ + @ instruction: 0xf8d9d048 │ │ │ │ + tstls r4, r0, lsl r0 │ │ │ │ + ldrdne pc, [r4], -r9 │ │ │ │ + stmdbls r4, {r6, r9, fp, ip} │ │ │ │ + blvs e1dce8 <__time64@plt+0xe1c4a0> │ │ │ │ + stc 7, cr15, [r0, #976]! @ 0x3d0 │ │ │ │ + beq 493ac <__time64@plt+0x47b64> │ │ │ │ + fldmdbxvs fp!, {d29-d39} @ Deprecated │ │ │ │ + ldrbvs r4, [fp, #-1107]! @ 0xfffffbad │ │ │ │ + @ instruction: 0xf972f7fb │ │ │ │ + stcle 8, cr2, [r1, #-0] │ │ │ │ + svceq 0x0000f1ba │ │ │ │ + mcrge 4, 7, pc, cr4, cr15, {3} @ │ │ │ │ + strmi lr, [r6], -r5, ror #13 │ │ │ │ + ldr r2, [r8], -r0, lsl #14 │ │ │ │ + @ instruction: 0xf5c368c3 │ │ │ │ + @ instruction: 0xf5ba3a48 │ │ │ │ + svclt 0x00285f80 │ │ │ │ + bpl fe049e58 <__time64@plt+0xfe048610> │ │ │ │ + @ instruction: 0xf7f4e77c │ │ │ │ + stmdavs r3, {r1, r2, r4, r7, sl, fp, sp, lr, pc} │ │ │ │ + @ instruction: 0xf43f2b0b │ │ │ │ + blvs e3887c <__time64@plt+0xe37034> │ │ │ │ + blle 116d30 <__time64@plt+0x1154e8> │ │ │ │ + ldcl 7, cr15, [r4, #-976]! @ 0xfffffc30 │ │ │ │ + mvnscc pc, #79 @ 0x4f │ │ │ │ + movwcs r6, #13115 @ 0x333b │ │ │ │ + uxtab16 r6, r8, fp │ │ │ │ + @ instruction: 0xf8d96d78 │ │ │ │ + ldr r1, [r6, r8]! │ │ │ │ + addsvc pc, r0, r6, asr #17 │ │ │ │ + @ instruction: 0xf7f4e762 │ │ │ │ + @ instruction: 0xf04fed66 │ │ │ │ + teqvs fp, #-67108861 @ 0xfc000003 │ │ │ │ + @ instruction: 0x46b4e6b6 │ │ │ │ + andlt r4, r9, r0, ror #12 │ │ │ │ + svchi 0x00f0e8bd │ │ │ │ + ldrdcs pc, [r4], r6 │ │ │ │ + ldmdbvs r3, {r1, r4, r5, r7, r8, ip, sp, pc} │ │ │ │ + tstle r0, r3, ror fp │ │ │ │ + @ instruction: 0x079b6b53 │ │ │ │ + ldclvs 5, cr13, [r3, #-52] @ 0xffffffcc │ │ │ │ + @ instruction: 0xf63f4299 │ │ │ │ + @ instruction: 0xf8d9aeaa │ │ │ │ + @ instruction: 0xf5b3300c │ │ │ │ + andle r3, r4, #72, 30 @ 0x120 │ │ │ │ + ldrdcc pc, [r8], r6 │ │ │ │ + @ instruction: 0xf6bf2b00 │ │ │ │ + ldmdavs r2, {r5, r7, r9, sl, fp, sp, pc} │ │ │ │ + mvnle r2, r0, lsl #20 │ │ │ │ + @ instruction: 0x3090f8d6 │ │ │ │ + svclt 0x00044599 │ │ │ │ + ldrdcc pc, [r0], -r9 │ │ │ │ + addscc pc, r0, r6, asr #17 │ │ │ │ + teqlt fp, r8 │ │ │ │ + ldrmi r6, [r1, #2074] @ 0x81a │ │ │ │ + ldrmi sp, [r3], -r1 │ │ │ │ + @ instruction: 0xf8d9e7f9 │ │ │ │ + andsvs r2, sl, r0 │ │ │ │ + @ instruction: 0x0010f8d9 │ │ │ │ + @ instruction: 0xf002b108 │ │ │ │ + @ instruction: 0x4648fa55 │ │ │ │ + blx 14c8dd4 <__time64@plt+0x14c758c> │ │ │ │ + svclt 0x0000e681 │ │ │ │ + ldrdeq r7, [r0], -ip │ │ │ │ + andeq lr, r0, r4, lsr #25 │ │ │ │ + andeq lr, r0, lr, asr ip │ │ │ │ + andeq lr, r0, lr, lsl ip │ │ │ │ + andeq lr, r0, r4, lsl ip │ │ │ │ + andeq lr, r0, lr, asr #23 │ │ │ │ + andeq r0, r0, r8, ror #3 │ │ │ │ + strdeq lr, [r0], -lr @ │ │ │ │ + @ instruction: 0x0000e9ba │ │ │ │ + svcmi 0x00f0e92d │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ + blhi c82b4 <__time64@plt+0xc6a6c> │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + cdpeq 8, 11, cr15, cr0, cr12, {6} │ │ │ │ + ldmdbmi r6, {r0, r3, r7, r9, sl, lr}^ │ │ │ │ + sbclt r4, r9, r6, asr sl │ │ │ │ + blmi 159dff8 <__time64@plt+0x159c7b0> │ │ │ │ + ldrbtmi r4, [fp], #-1542 @ 0xfffff9fa │ │ │ │ + ldmdavs r2, {r1, r3, r7, fp, ip, lr} │ │ │ │ + @ instruction: 0xf04f9247 │ │ │ │ + ldmvs sl, {r9}^ │ │ │ │ + vst2.8 {d27,d29}, [pc :64], r2 │ │ │ │ + sbcsvs r6, sl, r0, lsl #5 │ │ │ │ + @ instruction: 0xf04f4850 │ │ │ │ + ldrbtmi r0, [r8], #-2049 @ 0xfffff7ff │ │ │ │ + bl fec4ae08 <__time64@plt+0xfec495c0> │ │ │ │ + @ instruction: 0xf002b128 │ │ │ │ + blx fec4b36c <__time64@plt+0xfec49b24> │ │ │ │ + b 140b044 <__time64@plt+0x14097fc> │ │ │ │ + stcge 8, cr1, [r7], {88} @ 0x58 │ │ │ │ + mrc2 7, 3, pc, cr6, cr5, {7} │ │ │ │ + strmi sl, [r7], -r7, lsr #26 │ │ │ │ + smlabbcs r0, r0, r2, r2 │ │ │ │ + @ instruction: 0xf8df4620 │ │ │ │ + @ instruction: 0xf7f4b11c │ │ │ │ + addcs lr, r0, #48, 24 @ 0x3000 │ │ │ │ + strtmi r2, [r8], -r0, lsl #2 │ │ │ │ + stmdbeq r8, {r0, r3, r9, fp, sp, lr, pc} │ │ │ │ + stc 7, cr15, [r8], #-976 @ 0xfffffc30 │ │ │ │ + stmdaeq r8, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ + ldrbtmi r2, [fp], #3840 @ 0xf00 │ │ │ │ + strbmi fp, [r2], ip, asr #31 │ │ │ │ + beq 48fb8 <__time64@plt+0x47770> │ │ │ │ + blhi e084fc <__time64@plt+0xe06cb4> │ │ │ │ + subsle lr, r3, r3, lsl r0 │ │ │ │ + strtmi r2, [sl], -r0, lsl #6 │ │ │ │ + ldrtmi r4, [r0], -r1, lsr #12 │ │ │ │ + ldc2 7, cr15, [sl, #-1020]! @ 0xfffffc04 │ │ │ │ + svceq 0x0000f1b9 │ │ │ │ + addcs sp, r0, #1073741841 @ 0x40000011 │ │ │ │ + strtmi r2, [r0], -r0, lsl #2 │ │ │ │ + stc 7, cr15, [lr], {244} @ 0xf4 │ │ │ │ + smlabbcs r0, r0, r2, r2 │ │ │ │ + @ instruction: 0xf7f44628 │ │ │ │ + strtmi lr, [sl], -sl, lsl #24 │ │ │ │ + ldrtmi r4, [r0], -r1, lsr #12 │ │ │ │ + ldc2 7, cr15, [r2], #1020 @ 0x3fc │ │ │ │ + @ instruction: 0xf1b9b3d0 │ │ │ │ + @ instruction: 0xd12d0f00 │ │ │ │ + @ instruction: 0xf8d62f00 │ │ │ │ + svclt 0x00c20088 │ │ │ │ + stmib r8, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip}^ │ │ │ │ + stc 3, cr7, [r8] │ │ │ │ + stmdacs r0, {r1, r8, r9, fp, pc} │ │ │ │ + @ instruction: 0xf7f4db0c │ │ │ │ + @ instruction: 0xf8d6eafe │ │ │ │ + movwcs r2, #4232 @ 0x1088 │ │ │ │ + andseq pc, pc, #2 │ │ │ │ + @ instruction: 0xf8544093 │ │ │ │ + tstmi r3, #32 │ │ │ │ + eorcc pc, r0, r4, asr #16 │ │ │ │ + ldrdeq pc, [ip], -fp │ │ │ │ + strtmi r2, [sl], -r0, lsl #6 │ │ │ │ + @ instruction: 0xf8cd4621 │ │ │ │ + @ instruction: 0xf7f4a000 │ │ │ │ + stmdacs r0, {r2, r4, r6, r8, r9, fp, sp, lr, pc} │ │ │ │ + @ instruction: 0xf7f4dabf │ │ │ │ + stmdavs r3, {r2, r5, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ + sbcle r2, r4, r4, lsl #22 │ │ │ │ + mcr2 7, 6, pc, cr6, cr5, {7} @ │ │ │ │ + andcs fp, r1, r8, ror #19 │ │ │ │ + bl fe0caee8 <__time64@plt+0xfe0c96a0> │ │ │ │ + andcs r4, r0, r1, lsr #12 │ │ │ │ + ldc2 7, cr15, [r6], {245} @ 0xf5 │ │ │ │ + smlabtcs r0, ip, r7, lr │ │ │ │ + @ instruction: 0xf7f94620 │ │ │ │ + sbfx pc, pc, #31, #21 │ │ │ │ + blmi 39f778 <__time64@plt+0x39df30> │ │ │ │ + ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ + blls 11e6fa0 <__time64@plt+0x11e5758> │ │ │ │ + @ instruction: 0xf04f405a │ │ │ │ + mrsle r0, LR_abt │ │ │ │ + ldc 0, cr11, [sp], #292 @ 0x124 │ │ │ │ + pop {r1, r8, r9, fp, pc} │ │ │ │ + @ instruction: 0xf7f48ff0 │ │ │ │ + stmdami fp, {r1, r2, r3, r4, r7, r9, fp, sp, lr, pc} │ │ │ │ + @ instruction: 0xf7f44478 │ │ │ │ + @ instruction: 0xe7dcead0 │ │ │ │ + andhi pc, r0, pc, lsr #7 │ │ │ │ + ... │ │ │ │ + andeq r6, r0, r8, ror #31 │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + andeq lr, r0, r2, asr #15 │ │ │ │ + andeq r5, r0, lr, lsr r1 │ │ │ │ + andeq lr, r0, r6, ror #14 │ │ │ │ + andeq r6, r0, r8, asr #29 │ │ │ │ + andeq r5, r0, r4, lsr r0 │ │ │ │ + vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ + bl feb64188 <__time64@plt+0xfeb62940> │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ + bmi fd0ef0 <__time64@plt+0xfcf6a8> │ │ │ │ + blmi ff91a8 <__time64@plt+0xff7960> │ │ │ │ + ldrbtmi r2, [sl], #-1281 @ 0xfffffaff │ │ │ │ + @ instruction: 0xf88d4606 │ │ │ │ + stmdage r1, {r0, r1, ip, lr} │ │ │ │ + ldmpl r3, {r2, r3, r9, sl, lr}^ │ │ │ │ + movwls r6, #14363 @ 0x381b │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + bl fe9caf80 <__time64@plt+0xfe9c9738> │ │ │ │ + ble 2d6fb4 <__time64@plt+0x2d576c> │ │ │ │ + blmi d9f894 <__time64@plt+0xd9e04c> │ │ │ │ + ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ + blls e7028 <__time64@plt+0xe57e0> │ │ │ │ + @ instruction: 0xf04f405a │ │ │ │ + cmple pc, r0, lsl #6 │ │ │ │ + ldcllt 0, cr11, [r0, #20]! │ │ │ │ + bl fed4afa0 <__time64@plt+0xfed49758> │ │ │ │ + blle 13147f0 <__time64@plt+0x1312fa8> │ │ │ │ + stmdals r1, {r2, r3, r4, r8, ip, lr, pc} │ │ │ │ + stc 7, cr15, [r0], #-976 @ 0xfffffc30 │ │ │ │ + strtmi r9, [sl], -r2, lsl #16 │ │ │ │ + tstpeq r3, sp, lsl #2 @ p-variant is OBSOLETE │ │ │ │ + bl 1e4afb8 <__time64@plt+0x1e49770> │ │ │ │ + blle 96fec <__time64@plt+0x957a4> │ │ │ │ + @ instruction: 0xf7f49802 │ │ │ │ + @ instruction: 0xf7f4ec16 │ │ │ │ + stmdacs r0, {r1, r5, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ + andeq pc, r0, pc, asr #32 │ │ │ │ + @ instruction: 0xf7fadc06 │ │ │ │ + @ instruction: 0x4630f993 │ │ │ │ + @ instruction: 0xf7ff4621 │ │ │ │ + strdcs pc, [r0], -r5 │ │ │ │ + bl 1cafe0 <__time64@plt+0x1c9798> │ │ │ │ + @ instruction: 0xf7f49802 │ │ │ │ + stmdals r1, {r2, sl, fp, sp, lr, pc} │ │ │ │ + @ instruction: 0xf10d462a │ │ │ │ + @ instruction: 0xf7f40103 │ │ │ │ + stmdacs r0, {r2, r3, r4, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ + stmdals r1, {r1, r8, r9, fp, ip, lr, pc} │ │ │ │ + bl ffe4affc <__time64@plt+0xffe497b4> │ │ │ │ + ldrtmi r2, [r8], -r0, lsl #4 │ │ │ │ + @ instruction: 0xf7f44611 │ │ │ │ + @ instruction: 0xf8d6ea8c │ │ │ │ + stccs 0, cr4, [r0], {132} @ 0x84 │ │ │ │ + @ instruction: 0x4621d0ba │ │ │ │ + stmdavs r4!, {r8, sl, sp} │ │ │ │ + blcs a7174 <__time64@plt+0xa592c> │ │ │ │ + stccs 0, cr13, [r0], {6} │ │ │ │ + @ instruction: 0x4621d0b2 │ │ │ │ + stmdavs fp, {r2, r5, fp, sp, lr}^ │ │ │ │ + mvnsle r2, r2, lsl #22 │ │ │ │ + blcs 27c88 <__time64@plt+0x26440> │ │ │ │ + svcvs 0x00b3dbf5 │ │ │ │ + cmplt fp, sp, lsl #12 │ │ │ │ + strbvs r6, [sp, #-77] @ 0xffffffb3 │ │ │ │ + mvnsle r2, r0, lsl #24 │ │ │ │ + stmdals r1, {r1, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ + bl ff54b044 <__time64@plt+0xff5497fc> │ │ │ │ + @ instruction: 0xf7f49802 │ │ │ │ + @ instruction: 0xe79bebd2 │ │ │ │ + @ instruction: 0xf7fd4630 │ │ │ │ + stccs 14, cr15, [r0], {121} @ 0x79 │ │ │ │ + ldr sp, [r5, r3, ror #3] │ │ │ │ + ldmib lr!, {r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + andeq r6, r0, r2, ror #28 │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + andeq r6, r0, r0, asr #28 │ │ │ │ + strmi r4, [r1], -r3, lsl #22 │ │ │ │ + ldrbtmi r4, [fp], #-2563 @ 0xfffff5fd │ │ │ │ + ldmdavs r8, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ + ldmiblt r2!, {r0, r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + andeq lr, r0, sl, lsr r5 │ │ │ │ + @ instruction: 0x000045b4 │ │ │ │ + vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ + bl feb642b8 <__time64@plt+0xfeb62a70> │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ + @ instruction: 0x21940ff8 │ │ │ │ + @ instruction: 0xf0022001 │ │ │ │ + @ instruction: 0x4604f8b3 │ │ │ │ + stmdami sl, {r4, r7, r8, ip, sp, pc} │ │ │ │ + @ instruction: 0xf0024478 │ │ │ │ + @ instruction: 0x4603f8d3 │ │ │ │ + eorvs r4, r3, r8, lsl #16 │ │ │ │ + @ instruction: 0xf0024478 │ │ │ │ + blmi 20b414 <__time64@plt+0x209bcc> │ │ │ │ + adcvs r2, r0, r1, lsl #4 │ │ │ │ + @ instruction: 0x4621447b │ │ │ │ + @ instruction: 0x67a21d18 │ │ │ │ + @ instruction: 0xf9ccf7f5 │ │ │ │ + ldclt 6, cr4, [r0, #-128] @ 0xffffff80 │ │ │ │ + ldrdeq r3, [r0], -r4 │ │ │ │ + andeq r4, r0, ip, ror r5 │ │ │ │ + strdeq lr, [r0], -r4 │ │ │ │ + vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ + bl feb64308 <__time64@plt+0xfeb62ac0> │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ + @ instruction: 0x46050ff0 │ │ │ │ + @ instruction: 0xffc2f7ff │ │ │ │ + @ instruction: 0xbd38b900 │ │ │ │ + @ instruction: 0x46294812 │ │ │ │ + andcc r4, r4, r8, ror r4 │ │ │ │ + @ instruction: 0xf9bcf7f5 │ │ │ │ + ldrdmi pc, [r4], r5 │ │ │ │ + @ instruction: 0x4621b134 │ │ │ │ + strtmi r6, [r8], -r4, lsr #16 │ │ │ │ + mcr2 7, 1, pc, cr0, cr13, {7} @ │ │ │ │ + mvnsle r2, r0, lsl #24 │ │ │ │ + teqlt r4, ip, ror #25 │ │ │ │ + stmdavs r4!, {r0, r5, r9, sl, lr} │ │ │ │ + @ instruction: 0xf7f64628 │ │ │ │ + stccs 14, cr15, [r0], {59} @ 0x3b │ │ │ │ + stmdavs r8!, {r3, r4, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ + @ instruction: 0xf002b108 │ │ │ │ + stmiavs r8!, {r0, r1, r2, r3, r7, fp, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf002b108 │ │ │ │ + strtmi pc, [r8], -fp, lsl #17 │ │ │ │ + ldrhtmi lr, [r8], -sp │ │ │ │ + stmlt r6, {r1, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0x0000e4bc │ │ │ │ + svcmi 0x00f0e92d │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + stcleq 8, cr15, [r0], #-304 @ 0xfffffed0 │ │ │ │ + stcpl 5, cr15, [r1, #692] @ 0x2b4 │ │ │ │ + addlt r4, r7, sp, lsl #12 │ │ │ │ + @ instruction: 0xf10d4ec3 │ │ │ │ + @ instruction: 0xf50d0a38 │ │ │ │ + tstcc r4, r1, lsl #3 │ │ │ │ + andls r4, r7, #2113929216 @ 0x7e000000 │ │ │ │ + movwls r4, #23232 @ 0x5ac0 │ │ │ │ + ldrbtmi r4, [sl], #-3008 @ 0xfffff440 │ │ │ │ + ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ + @ instruction: 0xf04f600b │ │ │ │ + movwcs r0, #768 @ 0x300 │ │ │ │ + stccc 8, cr15, [r8], {74} @ 0x4a │ │ │ │ + orrpl pc, r3, #54525952 @ 0x3400000 │ │ │ │ + ldrdlt pc, [r0], -r3 │ │ │ │ + orrpl pc, r3, #54525952 @ 0x3400000 │ │ │ │ + @ instruction: 0xf8d33304 │ │ │ │ + @ instruction: 0xf50d8000 │ │ │ │ + movwcc r5, #33667 @ 0x8383 │ │ │ │ + movwls r6, #18459 @ 0x481b │ │ │ │ + orrpl pc, r3, #54525952 @ 0x3400000 │ │ │ │ + @ instruction: 0xf8d3330c │ │ │ │ + @ instruction: 0xb1209000 │ │ │ │ + strmi r6, [r4], -r3, lsl #17 │ │ │ │ + bcs 18eb244 <__time64@plt+0x18e99fc> │ │ │ │ + andcs sp, r0, pc, rrx │ │ │ │ + @ instruction: 0xff66f7ff │ │ │ │ + stmdacs r0, {r2, r9, sl, lr} │ │ │ │ + mrshi pc, SPSR @ │ │ │ │ + strvs r2, [r3, r0, lsl #6] │ │ │ │ + @ instruction: 0xf1b89306 │ │ │ │ + svclt 0x00180f00 │ │ │ │ + svceq 0x0000f1bb │ │ │ │ + strcs fp, [r1, -sl, lsl #30] │ │ │ │ + @ instruction: 0xf04f2700 │ │ │ │ + strdle r3, [r6, #-127]! @ 0xffffff81 │ │ │ │ + ldrdpl pc, [r4], r4 │ │ │ │ + eorsle r2, fp, r0, lsl #26 │ │ │ │ + orrpl pc, r3, #54525952 @ 0x3400000 │ │ │ │ + tstcc r0, #0, 12 │ │ │ │ + b fe0e7288 <__time64@plt+0xfe0e5a40> │ │ │ │ + bl fea2b5ac <__time64@plt+0xfea29d64> │ │ │ │ + and r7, r1, r3, ror #17 │ │ │ │ + cmnlt sp, #2949120 @ 0x2d0000 │ │ │ │ + blcs 19e76d8 <__time64@plt+0x19e5e90> │ │ │ │ + stmdavs fp!, {r1, r3, r4, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ + rscsle r2, r7, r0, lsl #22 │ │ │ │ + ldclle 5, cr4, [r5, #704]! @ 0x2c0 │ │ │ │ + andeq pc, r0, #1073741870 @ 0x4000002e │ │ │ │ + streq pc, [r1], -r6, lsl #2 │ │ │ │ + andcs fp, r1, #24, 30 @ 0x60 │ │ │ │ + svclt 0x00182b02 │ │ │ │ + bcs 15a4c <__time64@plt+0x14204> │ │ │ │ + ldmib r5, {r1, r3, r5, r6, r7, ip, lr, pc}^ │ │ │ │ + @ instruction: 0xf7f6ab05 │ │ │ │ + @ instruction: 0xf8cdfa95 │ │ │ │ + andcs sl, r1, #4 │ │ │ │ + subge pc, r0, #14614528 @ 0xdf0000 │ │ │ │ + ldrbtmi r4, [sl], #2960 @ 0xb90 │ │ │ │ + andlt lr, r2, sp, asr #19 │ │ │ │ + movwls r4, #1147 @ 0x47b │ │ │ │ + orrpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ + @ instruction: 0x46194650 │ │ │ │ + b ff94b248 <__time64@plt+0xff949a00> │ │ │ │ + @ instruction: 0xf0014650 │ │ │ │ + stmdavs sp!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + eoreq pc, r6, r9, asr #16 │ │ │ │ + bicle r2, pc, r0, lsl #26 │ │ │ │ + blcs 29118 <__time64@plt+0x278d0> │ │ │ │ + adchi pc, pc, r0 │ │ │ │ + @ instruction: 0xf8c49b06 │ │ │ │ + bmi fe119498 <__time64@plt+0xfe117c50> │ │ │ │ + orrpl pc, r1, sp, lsl #10 │ │ │ │ + tstcc r4, pc, ror fp │ │ │ │ + ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ + stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ + @ instruction: 0xf04f405a │ │ │ │ + @ instruction: 0xf0400300 │ │ │ │ + ldrtmi r8, [r8], -pc, ror #1 │ │ │ │ + stcpl 5, cr15, [r1, #52] @ 0x34 │ │ │ │ + pop {r0, r1, r2, ip, sp, pc} │ │ │ │ + ldmdavc fp, {r4, r5, r6, r7, r8, r9, sl, fp, pc}^ │ │ │ │ + orrle r2, ip, r0, lsl #22 │ │ │ │ + mcr2 7, 7, pc, cr8, cr15, {7} @ │ │ │ │ + @ instruction: 0xf0002800 │ │ │ │ + @ instruction: 0xf8d480d2 │ │ │ │ + movwls r3, #24704 @ 0x6080 │ │ │ │ + @ instruction: 0xf50de78d │ │ │ │ + ldrtmi r5, [r9], -r3, lsl #7 │ │ │ │ + @ instruction: 0x46583310 │ │ │ │ + b fe0a734c <__time64@plt+0xfe0a5b04> │ │ │ │ + bl fe8ea270 <__time64@plt+0xfe8e8a28> │ │ │ │ + movwls r7, #33762 @ 0x83e2 │ │ │ │ + @ instruction: 0xf04f461a │ │ │ │ + @ instruction: 0xf8c433ff │ │ │ │ + addseq r3, r6, r8, lsl #1 │ │ │ │ + @ instruction: 0xf7f44632 │ │ │ │ + ldrtmi lr, [r2], -r0, ror #19 │ │ │ │ + @ instruction: 0x46404639 │ │ │ │ + ldmib sl, {r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + @ instruction: 0xb1239b04 │ │ │ │ + @ instruction: 0x46324639 │ │ │ │ + @ instruction: 0xf7f44618 │ │ │ │ + @ instruction: 0xf1b9e9d4 │ │ │ │ + andle r0, r4, r0, lsl #30 │ │ │ │ + tstcs r0, r2, lsr r6 │ │ │ │ + @ instruction: 0xf7f44648 │ │ │ │ + stmdbls r5, {r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ + cmncs r7, #44040192 @ 0x2a00000 │ │ │ │ + @ instruction: 0xf7fe4620 │ │ │ │ + stmdacs r0, {r0, r3, r4, r5, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf8d4dd15 │ │ │ │ + stccs 0, cr5, [r0, #-528] @ 0xfffffdf0 │ │ │ │ + addshi pc, r7, r0 │ │ │ │ + stmib sp, {r8, r9, sl, sp}^ │ │ │ │ + @ instruction: 0xf8dd4b09 │ │ │ │ + @ instruction: 0xf8cdb020 │ │ │ │ + strtmi r8, [lr], -r0, lsr #32 │ │ │ │ + ldmdbvs r3!, {r0, r2, r3, r5, fp, sp, lr} │ │ │ │ + andle r2, r6, r7, ror #22 │ │ │ │ + mvnsle r2, r0, lsl #26 │ │ │ │ + svccs 0x00009c09 │ │ │ │ + strcs sp, [r0, -r9, asr #2] │ │ │ │ + ldmdavs r3!, {r4, r6, r8, r9, sl, sp, lr, pc}^ │ │ │ │ + svclt 0x00182b00 │ │ │ │ + ldclle 5, cr4, [r3, #748]! @ 0x2ec │ │ │ │ + blcs 33f84 <__time64@plt+0x3273c> │ │ │ │ + ldmibvs r3!, {r5, r6, ip, lr, pc}^ │ │ │ │ + stmdaeq r4, {r1, r3, r5, r7, r8, ip, sp, lr, pc} │ │ │ │ + vst2.8 {d25-d28}, [pc], r3 │ │ │ │ + @ instruction: 0xf8df5380 │ │ │ │ + ldrmi ip, [r9], -r8, lsr #2 │ │ │ │ + @ instruction: 0x464069b2 │ │ │ │ + ldrbtmi r9, [ip], #514 @ 0x202 │ │ │ │ + ldmdbvs r4!, {r0, r9, sp}^ │ │ │ │ + strgt lr, [r0], #-2509 @ 0xfffff633 │ │ │ │ + b 14cb36c <__time64@plt+0x14c9b24> │ │ │ │ + strbmi r9, [r0], -r4, lsl #24 │ │ │ │ + stmeq r7, {r0, r1, r2, r3, r6, r9, fp, sp, lr, pc} │ │ │ │ + andeq lr, r8, #4, 22 @ 0x1000 │ │ │ │ + @ instruction: 0xf001920b │ │ │ │ + blls 18d144 <__time64@plt+0x18b8fc> │ │ │ │ + eoreq pc, r7, r4, asr #16 │ │ │ │ + bls 1dec7c <__time64@plt+0x1dd434> │ │ │ │ + @ instruction: 0xf7fe9809 │ │ │ │ + stmdacs r0, {r0, r2, r4, r5, r8, fp, ip, sp, lr, pc} │ │ │ │ + blls 3018c8 <__time64@plt+0x300080> │ │ │ │ + blvs 1ce6b94 <__time64@plt+0x1ce534c> │ │ │ │ + movweq pc, #4163 @ 0x1043 @ │ │ │ │ + blls 2a619c <__time64@plt+0x2a4954> │ │ │ │ + mvnsvs r4, #1124073472 @ 0x43000000 │ │ │ │ + strbmi r9, [r3], #-2824 @ 0xfffff4f8 │ │ │ │ + @ instruction: 0xf1b96433 │ │ │ │ + andle r0, r2, r0, lsl #30 │ │ │ │ + movweq lr, #35593 @ 0x8b09 │ │ │ │ + smladxcc r1, r3, r6, r6 │ │ │ │ + lslsle r2, r0, #26 │ │ │ │ + @ instruction: 0x4620e7b6 │ │ │ │ + mcr2 7, 4, pc, cr6, cr15, {7} @ │ │ │ │ + cdpls 7, 0, cr14, cr5, cr15, {2} │ │ │ │ + bmi b56004 <__time64@plt+0xb547bc> │ │ │ │ + @ instruction: 0xf1aa9500 │ │ │ │ + ldrbtmi r0, [sl], #-1288 @ 0xfffffaf8 │ │ │ │ + ldrtmi r4, [r0], -r9, lsr #12 │ │ │ │ + blx bcb3e2 <__time64@plt+0xbc9b9a> │ │ │ │ + stccc 8, cr15, [r8], {26} │ │ │ │ + strtmi r4, [r9], -r8, lsr #20 │ │ │ │ + vmvn.i32 d20, #-1342177280 @ 0xb0000000 │ │ │ │ + ldrbtmi r0, [sl], #-832 @ 0xfffffcc0 │ │ │ │ + movweq pc, #4227 @ 0x1083 @ │ │ │ │ + movwcs r9, #4864 @ 0x1300 │ │ │ │ + blx 84b3fe <__time64@plt+0x849bb6> │ │ │ │ + stcne 8, cr15, [r8], {90} @ 0x5a │ │ │ │ + streq r4, [fp, r0, lsr #12] │ │ │ │ + @ instruction: 0xf7ffd513 │ │ │ │ + strbt pc, [r7], r5, lsr #27 @ │ │ │ │ + ldrtmi r9, [r1], -r5, lsl #22 │ │ │ │ + stmdals r9, {r0, r1, r2, r9, fp, ip, pc} │ │ │ │ + @ instruction: 0xf8f2f7fe │ │ │ │ + @ instruction: 0xf1b9b160 │ │ │ │ + sbcle r0, ip, r0, lsl #30 │ │ │ │ + ldrbtmi r4, [r8], #-2074 @ 0xfffff7e6 │ │ │ │ + @ instruction: 0xff12f001 │ │ │ │ + eoreq pc, r7, r9, asr #16 │ │ │ │ + @ instruction: 0xf7ffe7c5 │ │ │ │ + ldrb pc, [r3], fp, asr #25 @ │ │ │ │ + b 13e8230 <__time64@plt+0x13e69e8> │ │ │ │ + @ instruction: 0xf0430887 │ │ │ │ + cmnvs r3, #67108864 @ 0x4000000 │ │ │ │ + strtmi lr, [pc], -pc, lsr #15 │ │ │ │ + @ instruction: 0xf7f5e70a │ │ │ │ + cmpplt r0, r3, lsl ip @ p-variant is OBSOLETE │ │ │ │ + eorcs r4, r5, #16, 22 @ 0x4000 │ │ │ │ + tstcs r1, r0, lsl r8 │ │ │ │ + ldmpl r3!, {r3, r4, r5, r6, sl, lr}^ │ │ │ │ + @ instruction: 0xf7f4681b │ │ │ │ + @ instruction: 0xf04fe850 │ │ │ │ + @ instruction: 0xe70237ff │ │ │ │ + svc 0x00faf7f3 │ │ │ │ + andeq r6, r0, r8, ror #24 │ │ │ │ + andeq r6, r0, lr, asr ip │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + andeq lr, r0, r6, lsl #7 │ │ │ │ + andeq r4, r0, r8, ror sp │ │ │ │ + andeq r6, r0, r8, asr fp │ │ │ │ + andeq r4, r0, r6, lsr ip │ │ │ │ + andeq r4, r0, lr, asr #23 │ │ │ │ + @ instruction: 0x00004bbe │ │ │ │ + muleq r0, sl, r1 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq r4, r0, ip, lsl fp │ │ │ │ + svcmi 0x00f0e92d │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + mrrceq 8, 4, pc, r8, cr12 @ │ │ │ │ + stcpl 5, cr15, [r1, #692] @ 0x2b4 │ │ │ │ + umulllt r4, r5, fp, r6 │ │ │ │ + @ instruction: 0xf10d4bbd │ │ │ │ + @ instruction: 0x460c0a30 │ │ │ │ + orrpl pc, r1, sp, lsl #10 │ │ │ │ + andls r4, r6, #2992 @ 0xbb0 │ │ │ │ + bmi feed9924 <__time64@plt+0xfeed80dc> │ │ │ │ + ldrbtmi r4, [sl], #-1150 @ 0xfffffb82 │ │ │ │ + ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ + @ instruction: 0xf04f600b │ │ │ │ + movwcs r0, #768 @ 0x300 │ │ │ │ + stccc 8, cr15, [r8], {74} @ 0x4a │ │ │ │ + orrpl pc, r2, #54525952 @ 0x3400000 │ │ │ │ + ldmdavs fp, {r3, r4, r8, r9, ip, sp} │ │ │ │ + @ instruction: 0xf50d9308 │ │ │ │ + tstcc ip, #134217730 @ 0x8000002 │ │ │ │ + ldrdls pc, [r0], -r3 │ │ │ │ + orrpl pc, r3, #54525952 @ 0x3400000 │ │ │ │ + ldrdhi pc, [r0], -r3 │ │ │ │ + stmvs r3, {r3, r5, r8, ip, sp, pc} │ │ │ │ + ldmdavc sl, {r0, r2, r9, sl, lr} │ │ │ │ + @ instruction: 0xf0002a63 │ │ │ │ + andcs r8, r0, r2, lsl #2 │ │ │ │ + ldc2 7, cr15, [ip, #1020]! @ 0x3fc │ │ │ │ + stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ + mrshi pc, (UNDEF: 70) @ │ │ │ │ + strvs r2, [r3, r0, lsl #6] │ │ │ │ + @ instruction: 0xf04f9304 │ │ │ │ + @ instruction: 0xf8c533ff │ │ │ │ + @ instruction: 0xf1b93088 │ │ │ │ + andle r0, ip, r0, lsl #30 │ │ │ │ + orrpl pc, r3, #54525952 @ 0x3400000 │ │ │ │ + movwcc r2, #16640 @ 0x4100 │ │ │ │ + ldmdavs fp, {r3, r6, r9, sl, lr} │ │ │ │ + rscvc lr, r3, #536576 @ 0x83000 │ │ │ │ + rscvc lr, r3, #165888 @ 0x28800 │ │ │ │ + @ instruction: 0xf7f40092 │ │ │ │ + @ instruction: 0xf1b8e8a8 │ │ │ │ + andle r0, ip, r0, lsl #30 │ │ │ │ + orrpl pc, r3, #54525952 @ 0x3400000 │ │ │ │ + movwcc r2, #16640 @ 0x4100 │ │ │ │ + ldmdavs fp, {r6, r9, sl, lr} │ │ │ │ + rscvc lr, r3, #536576 @ 0x83000 │ │ │ │ + rscvc lr, r3, #165888 @ 0x28800 │ │ │ │ + @ instruction: 0xf7f40092 │ │ │ │ + @ instruction: 0x4622e898 │ │ │ │ + ldrbmi r2, [r9], -r7, ror #6 │ │ │ │ + @ instruction: 0xf7fe4628 │ │ │ │ + stmdacs r0, {r0, r2, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf8d5dd1a │ │ │ │ + stccs 0, cr4, [r0], {132} @ 0x84 │ │ │ │ + mrshi pc, (UNDEF: 4) @ │ │ │ │ + orrpl pc, r3, #54525952 @ 0x3400000 │ │ │ │ + movwcc r2, #18176 @ 0x4700 │ │ │ │ + ldmdavs sl, {r0, r2, r8, sl, ip, pc} │ │ │ │ + mvnvc lr, #532480 @ 0x82000 │ │ │ │ + mvnvc lr, #166912 @ 0x28c00 │ │ │ │ + strtmi r9, [r6], -r7, lsl #6 │ │ │ │ + ldmdbvs r3!, {r2, r5, fp, sp, lr} │ │ │ │ + rsble r2, r3, r7, ror #22 │ │ │ │ + mvnsle r2, r0, lsl #24 │ │ │ │ + svccs 0x00009d05 │ │ │ │ + sbchi pc, fp, r0, asr #32 │ │ │ │ + @ instruction: 0xf8d52700 │ │ │ │ + stccs 0, cr4, [r0], {132} @ 0x84 │ │ │ │ + @ instruction: 0xf50dd03e │ │ │ │ + strcs r5, [r0], -r3, lsl #7 │ │ │ │ + ldmdavs fp, {r2, r8, r9, ip, sp} │ │ │ │ + stmibvc r3!, {r0, r1, r7, r9, fp, sp, lr, pc}^ │ │ │ │ + stmibvc r3!, {r0, r3, r5, r7, r8, r9, fp, sp, lr, pc}^ │ │ │ │ + stmdavs r4!, {r0, sp, lr, pc} │ │ │ │ + stmdbvs r3!, {r2, r4, r7, r8, r9, ip, sp, pc} │ │ │ │ + mvnsle r2, r7, ror #22 │ │ │ │ + blcs 2778c <__time64@plt+0x25f44> │ │ │ │ + ldrmi sp, [r1, #247]! @ 0xf7 │ │ │ │ + @ instruction: 0xf1a3ddf5 │ │ │ │ + @ instruction: 0xf1b80302 │ │ │ │ + blx fecd1210 <__time64@plt+0xfeccf9c8> │ │ │ │ + @ instruction: 0xf106f383 │ │ │ │ + b 13cee1c <__time64@plt+0x13cd5d4> │ │ │ │ + svclt 0x00081353 │ │ │ │ + blcs 16220 <__time64@plt+0x149d8> │ │ │ │ + ldmib r4, {r0, r1, r2, r5, r6, r7, ip, lr, pc}^ │ │ │ │ + @ instruction: 0xf7f6ab05 │ │ │ │ + @ instruction: 0xf8cdf8ab │ │ │ │ + andcs sl, r1, #4 │ │ │ │ + asrsge pc, pc @ @ │ │ │ │ + ldrbtmi r4, [sl], #2924 @ 0xb6c │ │ │ │ + andlt lr, r2, sp, asr #19 │ │ │ │ + movwls r4, #1147 @ 0x47b │ │ │ │ + orrpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ + @ instruction: 0x46194650 │ │ │ │ + ldm sl!, {r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + @ instruction: 0xf0014650 │ │ │ │ + stmdavs r4!, {r0, r1, r4, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + eoreq pc, r6, r8, asr #16 │ │ │ │ + bicle r2, ip, r0, lsl #24 │ │ │ │ + blcs 2950c <__time64@plt+0x27cc4> │ │ │ │ + blls 141834 <__time64@plt+0x13ffec> │ │ │ │ + addcc pc, r0, r5, asr #17 │ │ │ │ + @ instruction: 0xf50d4a60 │ │ │ │ + blmi 16a1c74 <__time64@plt+0x16a042c> │ │ │ │ + ldrbtmi r3, [sl], #-268 @ 0xfffffef4 │ │ │ │ + ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ + subsmi r6, sl, fp, lsl #16 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + adchi pc, r7, r0, asr #32 │ │ │ │ + @ instruction: 0xf50d4638 │ │ │ │ + andlt r5, r5, r1, lsl #27 │ │ │ │ + svchi 0x00f0e8bd │ │ │ │ + blcs 27860 <__time64@plt+0x26018> │ │ │ │ + blls 2018f8 <__time64@plt+0x2000b0> │ │ │ │ + ldcle 2, cr4, [r5, #748] @ 0x2ec │ │ │ │ + svceq 0x0000f1b9 │ │ │ │ + ldmibvs r3!, {r0, r1, r2, r4, ip, lr, pc}^ │ │ │ │ + andeq pc, r4, sl, lsr #3 │ │ │ │ + vst2.8 {d25-d28}, [pc], r3 │ │ │ │ + @ instruction: 0xf8df5380 │ │ │ │ + ldrmi ip, [r9], -r0, asr #2 │ │ │ │ + andls r6, r2, #2916352 @ 0x2c8000 │ │ │ │ + andcs r4, r1, #252, 8 @ 0xfc000000 │ │ │ │ + ldmdbvs r5!, {r0, r3, ip, pc}^ │ │ │ │ + strgt lr, [r0, #-2509] @ 0xfffff633 │ │ │ │ + ldm ip!, {r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf0019809 │ │ │ │ + @ instruction: 0xf849fdd5 │ │ │ │ + bls 18d770 <__time64@plt+0x18bf28> │ │ │ │ + stmdals r5, {r0, r1, r3, r4, r6, r9, sl, lr} │ │ │ │ + @ instruction: 0xf7fd4631 │ │ │ │ + stmdacs r0, {r0, r2, r5, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + blvs 1d01bc4 <__time64@plt+0x1d0037c> │ │ │ │ + andcs r2, r1, r4, lsl #2 │ │ │ │ + movweq pc, #8259 @ 0x2043 @ │ │ │ │ + @ instruction: 0xf50d6373 │ │ │ │ + movwcc r5, #17283 @ 0x4383 │ │ │ │ + blcs 27764 <__time64@plt+0x25f1c> │ │ │ │ + svclt 0x00b49b08 │ │ │ │ + @ instruction: 0xf853681b │ │ │ │ + ldrtvs r3, [r3], #39 @ 0x27 │ │ │ │ + ldc2 0, cr15, [r2, #4] │ │ │ │ + mvnsvs r2, #4, 2 │ │ │ │ + @ instruction: 0xf0012001 │ │ │ │ + ldrtvs pc, [r0], #-3469 @ 0xfffff273 @ │ │ │ │ + svceq 0x0000f1b9 │ │ │ │ + bl 281724 <__time64@plt+0x27fedc> │ │ │ │ + ldrbvs r0, [r3, #903]! @ 0x387 │ │ │ │ + svceq 0x0000f1b8 │ │ │ │ + bl 241730 <__time64@plt+0x23fee8> │ │ │ │ + ldrtvs r0, [r3], -r7, lsl #7 │ │ │ │ + stccs 7, cr3, [r0], {1} │ │ │ │ + svcge 0x0045f47f │ │ │ │ + ldmdavc fp, {r1, r3, r6, r8, r9, sl, sp, lr, pc}^ │ │ │ │ + @ instruction: 0xf47f2b00 │ │ │ │ + @ instruction: 0xf7ffaefa │ │ │ │ + @ instruction: 0xb3b8fcab │ │ │ │ + ldrdcc pc, [r0], r5 │ │ │ │ + ldrbt r9, [ip], r4, lsl #6 │ │ │ │ + @ instruction: 0xf7ff4628 │ │ │ │ + @ instruction: 0xe789fcd7 │ │ │ │ + svceq 0x0000f1b8 │ │ │ │ + stmdami r6!, {r3, r5, r6, r7, ip, lr, pc} │ │ │ │ + @ instruction: 0xf0014478 │ │ │ │ + @ instruction: 0xf848fd8b │ │ │ │ + strcc r0, [r1, -r7, lsr #32] │ │ │ │ + bmi 9076f0 <__time64@plt+0x905ea8> │ │ │ │ + strls r2, [r0], #-770 @ 0xfffffcfe │ │ │ │ + streq pc, [r8], #-426 @ 0xfffffe56 │ │ │ │ + @ instruction: 0x4621447a │ │ │ │ + @ instruction: 0xf7f54658 │ │ │ │ + @ instruction: 0xf81af975 │ │ │ │ + bmi 79c7a4 <__time64@plt+0x79af5c> │ │ │ │ + ldrbmi r4, [r8], -r1, lsr #12 │ │ │ │ + movteq pc, #963 @ 0x3c3 @ │ │ │ │ + @ instruction: 0xf083447a │ │ │ │ + movwls r0, #769 @ 0x301 │ │ │ │ + @ instruction: 0xf7f52301 │ │ │ │ + @ instruction: 0xf85af967 │ │ │ │ + strtmi r1, [r8], -r8, lsl #24 │ │ │ │ + strle r0, [r2, #-1931] @ 0xfffff875 │ │ │ │ + blx ffb4b7a6 <__time64@plt+0xffb49f5e> │ │ │ │ + @ instruction: 0xf7ffe715 │ │ │ │ + ldr pc, [r2, -r3, lsr #22] │ │ │ │ + ldrb r4, [r3, -r7, lsr #12] │ │ │ │ + blx 1ccb78c <__time64@plt+0x1cc9f44> │ │ │ │ + blmi 479cbc <__time64@plt+0x478474> │ │ │ │ + ldmdami r1, {r0, r2, r5, r9, sp} │ │ │ │ + ldrbtmi r2, [r8], #-257 @ 0xfffffeff │ │ │ │ + ldmdavs fp, {r0, r1, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ + mcr 7, 5, pc, cr14, cr3, {7} @ │ │ │ │ + ldrbcc pc, [pc, pc, asr #32]! @ │ │ │ │ + @ instruction: 0xf7f3e74a │ │ │ │ + svclt 0x0000ee5a │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + andeq r6, r0, r4, lsl #18 │ │ │ │ + andeq r6, r0, r2, lsl #18 │ │ │ │ + @ instruction: 0x0000dfb2 │ │ │ │ + andeq r4, r0, r4, lsr #19 │ │ │ │ + andeq r6, r0, r6, lsl #15 │ │ │ │ + andeq r4, r0, ip, lsl #18 │ │ │ │ + andeq sp, r0, ip, lsl #29 │ │ │ │ + andeq r4, r0, ip, asr r8 │ │ │ │ + andeq r4, r0, ip, asr #16 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + ldrdeq r4, [r0], -sl │ │ │ │ + svcmi 0x00f0e92d │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + mrrceq 8, 4, pc, r8, cr12 @ │ │ │ │ + stcpl 5, cr15, [r1, #692] @ 0x2b4 │ │ │ │ + umulllt r4, r5, fp, r6 │ │ │ │ + @ instruction: 0xf10d4bba │ │ │ │ + @ instruction: 0x460c0a30 │ │ │ │ + orrpl pc, r1, sp, lsl #10 │ │ │ │ + andls r4, r6, #184, 30 @ 0x2e0 │ │ │ │ + bmi fee19c68 <__time64@plt+0xfee18420> │ │ │ │ + ldrbtmi r4, [sl], #-1151 @ 0xfffffb81 │ │ │ │ + ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ + @ instruction: 0xf04f600b │ │ │ │ + movwcs r0, #768 @ 0x300 │ │ │ │ + stccc 8, cr15, [r8], {74} @ 0x4a │ │ │ │ + orrpl pc, r2, #54525952 @ 0x3400000 │ │ │ │ + ldmdavs fp, {r3, r4, r8, r9, ip, sp} │ │ │ │ + @ instruction: 0xf50d9309 │ │ │ │ + @ instruction: 0xf8d35383 │ │ │ │ + @ instruction: 0xf50d9000 │ │ │ │ + movwcc r5, #17283 @ 0x4383 │ │ │ │ + ldrdhi pc, [r0], -r3 │ │ │ │ + orrpl pc, r3, #54525952 @ 0x3400000 │ │ │ │ + ldmdavs lr, {r3, r8, r9, ip, sp} │ │ │ │ + stmvs r3, {r3, r5, r8, ip, sp, pc} │ │ │ │ + ldmdavc sl, {r0, r2, r9, sl, lr} │ │ │ │ + @ instruction: 0xf0002a63 │ │ │ │ + andcs r8, r0, pc, ror #1 │ │ │ │ + ldc2 7, cr15, [r6], {255} @ 0xff │ │ │ │ + stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ + teqphi ip, r0 @ p-variant is OBSOLETE │ │ │ │ + strvs r2, [r3, r0, lsl #6] │ │ │ │ + @ instruction: 0xf04f9304 │ │ │ │ + @ instruction: 0xf8c533ff │ │ │ │ + @ instruction: 0xf1b93088 │ │ │ │ + andle r0, r8, r0, lsl #30 │ │ │ │ + rscvc lr, r6, #548864 @ 0x86000 │ │ │ │ + bl fe895ca8 <__time64@plt+0xfe894460> │ │ │ │ + strbmi r7, [r8], -r6, ror #5 │ │ │ │ + @ instruction: 0xf7f30092 │ │ │ │ + @ instruction: 0xf1b8ef06 │ │ │ │ + andle r0, r8, r0, lsl #30 │ │ │ │ + rscvc lr, r6, #548864 @ 0x86000 │ │ │ │ + bl fe895cc0 <__time64@plt+0xfe894478> │ │ │ │ + strbmi r7, [r0], -r6, ror #5 │ │ │ │ + @ instruction: 0xf7f30092 │ │ │ │ + @ instruction: 0x4622eefa │ │ │ │ + @ instruction: 0x46592373 │ │ │ │ + @ instruction: 0xf7fe4628 │ │ │ │ + stmdacs r0, {r0, r1, r2, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf8d5dd23 │ │ │ │ + stccs 0, cr4, [r0], {132} @ 0x84 │ │ │ │ + mrshi pc, (UNDEF: 2) @ │ │ │ │ + mvnvc lr, #548864 @ 0x86000 │ │ │ │ + eorge pc, r0, sp, asr #17 │ │ │ │ + mvnvc lr, #166912 @ 0x28c00 │ │ │ │ + @ instruction: 0xf50d9307 │ │ │ │ + strcs r5, [r0, -r3, lsl #7] │ │ │ │ + strbmi r3, [sl], r8, lsl #6 │ │ │ │ + andsvs r9, lr, r5, lsl #10 │ │ │ │ + stmdavs r4!, {r1, r2, r5, r9, sl, lr} │ │ │ │ + blcs 1ce7dd4 <__time64@plt+0x1ce658c> │ │ │ │ + stccs 0, cr13, [r0], {101} @ 0x65 │ │ │ │ + @ instruction: 0xf50dd1f8 │ │ │ │ + stcls 3, cr5, [r5, #-524] @ 0xfffffdf4 │ │ │ │ + @ instruction: 0xf8dd3308 │ │ │ │ + ldmdavs lr, {r5, sp, pc} │ │ │ │ + @ instruction: 0xf0402f00 │ │ │ │ + strcs r8, [r0, -r0, asr #1] │ │ │ │ + ldrdmi pc, [r4], r5 │ │ │ │ + eorsle r2, sl, r0, lsl #24 │ │ │ │ + stmibvc r6!, {r1, r2, r7, r9, fp, sp, lr, pc}^ │ │ │ │ + stmibvc r6!, {r0, r3, r5, r7, r8, r9, fp, sp, lr, pc}^ │ │ │ │ + and r2, r1, r0, lsl #12 │ │ │ │ + orrslt r6, r4, #36, 16 @ 0x240000 │ │ │ │ + blcs 1ce7dcc <__time64@plt+0x1ce6584> │ │ │ │ + stmdavs r3!, {r1, r3, r4, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ + rscsle r2, r7, r0, lsl #22 │ │ │ │ + ldclle 5, cr4, [r5, #708]! @ 0x2c4 │ │ │ │ + movweq pc, #8611 @ 0x21a3 @ │ │ │ │ + svceq 0x0000f1b8 │ │ │ │ + @ instruction: 0xf383fab3 │ │ │ │ + streq pc, [r1], -r6, lsl #2 │ │ │ │ + cmpne r3, #323584 @ 0x4f000 │ │ │ │ + movwcs fp, #3848 @ 0xf08 │ │ │ │ + rscle r2, r7, r0, lsl #22 │ │ │ │ + blge 1880bc <__time64@plt+0x186874> │ │ │ │ + @ instruction: 0xff08f7f5 │ │ │ │ + andge pc, r4, sp, asr #17 │ │ │ │ + @ instruction: 0xf8df2201 │ │ │ │ + blmi 1a7600c <__time64@plt+0x1a747c4> │ │ │ │ + stmib sp, {r1, r3, r4, r5, r6, r7, sl, lr}^ │ │ │ │ + ldrbtmi fp, [fp], #-2 │ │ │ │ + vst2.8 {d25-d28}, [pc], r0 │ │ │ │ + ldrbmi r5, [r0], -r0, lsl #7 │ │ │ │ + @ instruction: 0xf7f34619 │ │ │ │ + usaxmi lr, r0, r8 │ │ │ │ + ldc2l 0, cr15, [r0], #-4 │ │ │ │ + @ instruction: 0xf8486824 │ │ │ │ + stccs 0, cr0, [r0], {38} @ 0x26 │ │ │ │ + svcvs 0x00abd1cc │ │ │ │ + rsbsle r2, r8, r0, lsl #22 │ │ │ │ + @ instruction: 0xf8c59b04 │ │ │ │ + bmi 1759bb0 <__time64@plt+0x1758368> │ │ │ │ + orrpl pc, r1, sp, lsl #10 │ │ │ │ + tstcc ip, r6, asr fp │ │ │ │ + ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ + stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ + @ instruction: 0xf04f405a │ │ │ │ + @ instruction: 0xf0400300 │ │ │ │ + ldrtmi r8, [r8], -r0, lsr #1 │ │ │ │ + stcpl 5, cr15, [r1, #52] @ 0x34 │ │ │ │ + pop {r0, r2, ip, sp, pc} │ │ │ │ + ldmdavs r3!, {r4, r5, r6, r7, r8, r9, sl, fp, pc}^ │ │ │ │ + addsle r2, r6, r0, lsl #22 │ │ │ │ + adcsmi r9, fp, #7168 @ 0x1c00 │ │ │ │ + @ instruction: 0xf1badd93 │ │ │ │ + suble r0, r5, r0, lsl #30 │ │ │ │ + movwls r6, #14835 @ 0x39f3 │ │ │ │ + ldmibvs r2!, {r3, r8, r9, fp, ip, pc} │ │ │ │ + @ instruction: 0xf1a39202 │ │ │ │ + @ instruction: 0xf8df0904 │ │ │ │ + vst4.8 {d28,d30,d32,d34}, [pc :256], r0 │ │ │ │ + ldmdbvs r5!, {r7, r8, r9, ip, lr}^ │ │ │ │ + ldrbtmi r4, [ip], #1561 @ 0x619 │ │ │ │ + strbmi r2, [r8], -r1, lsl #4 │ │ │ │ + strgt lr, [r0, #-2509] @ 0xfffff633 │ │ │ │ + svc 0x0018f7f3 │ │ │ │ + @ instruction: 0xf0014648 │ │ │ │ + bls 1ccadc <__time64@plt+0x1cb294> │ │ │ │ + eoreq pc, r7, sl, asr #16 │ │ │ │ + stmdals r5, {r0, r1, r3, r4, r6, r9, sl, lr} │ │ │ │ + bl 29f2e8 <__time64@plt+0x29daa0> │ │ │ │ + @ instruction: 0xf7fd0987 │ │ │ │ + bllt 164d228 <__time64@plt+0x164b9e0> │ │ │ │ + subsls pc, ip, r6, asr #17 │ │ │ │ + ldrbtvs r9, [r3], #2825 @ 0xb09 │ │ │ │ + orrpl pc, r2, #54525952 @ 0x3400000 │ │ │ │ + ldmdavs fp, {r2, r3, r4, r8, r9, ip, sp} │ │ │ │ + blvs 1ce6f0c <__time64@plt+0x1ce56c4> │ │ │ │ + movweq pc, #4163 @ 0x1043 @ │ │ │ │ + @ instruction: 0xf1b86373 │ │ │ │ + andle r0, r2, r0, lsl #30 │ │ │ │ + orreq lr, r7, #8, 22 @ 0x2000 │ │ │ │ + smladxcc r1, r3, r6, r6 │ │ │ │ + @ instruction: 0xf47f2c00 │ │ │ │ + @ instruction: 0xe758af53 │ │ │ │ + blcs 2bbcc <__time64@plt+0x2a384> │ │ │ │ + svcge 0x000df47f │ │ │ │ + blx 64ba66 <__time64@plt+0x64a21e> │ │ │ │ + eorsle r2, pc, r0, lsl #16 │ │ │ │ + ldrdcc pc, [r0], r5 │ │ │ │ + str r9, [lr, -r4, lsl #6] │ │ │ │ + ldrbmi r9, [fp], -r6, lsl #20 │ │ │ │ + ldrtmi r9, [r1], -r5, lsl #16 │ │ │ │ + ldc2l 7, cr15, [r4, #1012] @ 0x3f4 │ │ │ │ + sbcsle r2, r5, r0, lsl #16 │ │ │ │ + svceq 0x0000f1b8 │ │ │ │ + stmdami r8!, {r0, r1, r5, r6, r7, ip, lr, pc} │ │ │ │ + @ instruction: 0xf0014478 │ │ │ │ + @ instruction: 0xf848fbf3 │ │ │ │ + strcc r0, [r1, -r7, lsr #32] │ │ │ │ + @ instruction: 0x4628e7dc │ │ │ │ + blx c4ba9e <__time64@plt+0xc4a256> │ │ │ │ + bmi 9078b8 <__time64@plt+0x906070> │ │ │ │ + strls r2, [r0], #-770 @ 0xfffffcfe │ │ │ │ + streq pc, [r8], #-426 @ 0xfffffe56 │ │ │ │ + @ instruction: 0x4621447a │ │ │ │ + @ instruction: 0xf7f44658 │ │ │ │ + @ instruction: 0xf81affd9 │ │ │ │ + bmi 79cadc <__time64@plt+0x79b294> │ │ │ │ + ldrbmi r4, [r8], -r1, lsr #12 │ │ │ │ + movteq pc, #963 @ 0x3c3 @ │ │ │ │ + @ instruction: 0xf083447a │ │ │ │ + movwls r0, #769 @ 0x301 │ │ │ │ + @ instruction: 0xf7f42301 │ │ │ │ + @ instruction: 0xf85affcb │ │ │ │ + strtmi r1, [r8], -r8, lsl #24 │ │ │ │ + strle r0, [r2, #-1931] @ 0xfffff875 │ │ │ │ + blx 144badc <__time64@plt+0x144a294> │ │ │ │ + @ instruction: 0xf7ffe720 │ │ │ │ + ldr pc, [sp, -r7, lsl #19] │ │ │ │ + ldrb r4, [sl, -r7, lsr #12] │ │ │ │ + @ instruction: 0xf8d6f7f5 │ │ │ │ + blmi 479ff4 <__time64@plt+0x4787ac> │ │ │ │ + ldmdami r1, {r0, r2, r5, r9, sp} │ │ │ │ + ldrbtmi r2, [r8], #-257 @ 0xfffffeff │ │ │ │ + ldmdavs fp, {r0, r1, r3, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ + ldc 7, cr15, [r2, #-972] @ 0xfffffc34 │ │ │ │ + ldrbcc pc, [pc, pc, asr #32]! @ │ │ │ │ + @ instruction: 0xf7f3e751 │ │ │ │ + svclt 0x0000ecbe │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + andeq r6, r0, r0, asr #11 │ │ │ │ + @ instruction: 0x000065be │ │ │ │ + andeq sp, r0, ip, ror #24 │ │ │ │ + andeq r4, r0, lr, asr r6 │ │ │ │ + andeq r6, r0, r0, asr #8 │ │ │ │ + andeq r4, r0, r2, asr #11 │ │ │ │ + andeq sp, r0, ip, asr fp │ │ │ │ + andeq r4, r0, r4, lsr #10 │ │ │ │ + andeq r4, r0, r4, lsl r5 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq r4, r0, r2, lsr #9 │ │ │ │ + svcmi 0x00f0e92d │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + mrrceq 8, 4, pc, r8, cr12 @ │ │ │ │ + stcpl 5, cr15, [r1, #692] @ 0x2b4 │ │ │ │ + addlt r4, r5, sp, lsl #12 │ │ │ │ + ldrtvc pc, [r4], #-2271 @ 0xfffff721 @ │ │ │ │ + beq c49f98 <__time64@plt+0xc48750> │ │ │ │ + orrpl pc, r1, sp, lsl #10 │ │ │ │ + ldrbtmi r3, [pc], #-268 @ db6c <__time64@plt+0xc324> │ │ │ │ + andcc lr, r4, #3358720 @ 0x334000 │ │ │ │ + strtcs pc, [r4], #-2271 @ 0xfffff721 │ │ │ │ + strtcc pc, [r4], #-2271 @ 0xfffff721 │ │ │ │ + ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ + andvs r6, fp, fp, lsl r8 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + @ instruction: 0xf84a2300 │ │ │ │ + @ instruction: 0xf50d3c08 │ │ │ │ + tstcc ip, #134217730 @ 0x8000002 │ │ │ │ + ldrdls pc, [r0], -r3 │ │ │ │ + orrpl pc, r3, #54525952 @ 0x3400000 │ │ │ │ + ldrdhi pc, [r0], -r3 │ │ │ │ + orrpl pc, r3, #54525952 @ 0x3400000 │ │ │ │ + ldmdavs lr, {r2, r8, r9, ip, sp} │ │ │ │ + stmvs r3, {r3, r5, r8, ip, sp, pc} │ │ │ │ + ldmdavc sl, {r2, r9, sl, lr} │ │ │ │ + @ instruction: 0xf0002a63 │ │ │ │ + andcs r8, r0, fp, asr #2 │ │ │ │ + blx 1f4bbb4 <__time64@plt+0x1f4a36c> │ │ │ │ + stmdacs r0, {r2, r9, sl, lr} │ │ │ │ + mvnhi pc, r0 │ │ │ │ + strvs r2, [r3, r0, lsl #6] │ │ │ │ + @ instruction: 0xf50d469b │ │ │ │ + tstcc r8, #134217730 @ 0x8000002 │ │ │ │ + @ instruction: 0xf8c4681b │ │ │ │ + @ instruction: 0xf50d3088 │ │ │ │ + tstcc r8, #134217730 @ 0x8000002 │ │ │ │ + @ instruction: 0xf7f36818 │ │ │ │ + stmdacs r0, {r1, r9, sl, fp, sp, lr, pc} │ │ │ │ + cmpphi r9, r0 @ p-variant is OBSOLETE │ │ │ │ + movwls r2, #33536 @ 0x8300 │ │ │ │ + svceq 0x0000f1b9 │ │ │ │ + b fe1c1c10 <__time64@plt+0xfe1c03c8> │ │ │ │ + smlattcs r0, r6, r2, r7 │ │ │ │ + rscvc lr, r6, #165888 @ 0x28800 │ │ │ │ + addseq r4, r2, r8, asr #12 │ │ │ │ + ldcl 7, cr15, [lr, #-972] @ 0xfffffc34 │ │ │ │ + svceq 0x0000f1b8 │ │ │ │ + b fe1c1c28 <__time64@plt+0xfe1c03e0> │ │ │ │ + smlattcs r0, r6, r2, r7 │ │ │ │ + rscvc lr, r6, #165888 @ 0x28800 │ │ │ │ + addseq r4, r2, r0, asr #12 │ │ │ │ + ldcl 7, cr15, [r2, #-972] @ 0xfffffc34 │ │ │ │ + strtmi r9, [sl], -r4, lsl #18 │ │ │ │ + @ instruction: 0x46202373 │ │ │ │ + blx 104bc1c <__time64@plt+0x104a3d4> │ │ │ │ + vsub.i8 d18, d0, d0 │ │ │ │ + @ instruction: 0xf8d4808b │ │ │ │ + stccs 0, cr5, [r0, #-528] @ 0xfffffdf0 │ │ │ │ + orrshi pc, r4, r0 │ │ │ │ + mvnvc lr, #548864 @ 0x86000 │ │ │ │ + bl fe8d783c <__time64@plt+0xfe8d5ff4> │ │ │ │ + movwls r7, #25574 @ 0x63e6 │ │ │ │ + orrpl pc, r3, #54525952 @ 0x3400000 │ │ │ │ + eorlt pc, r4, sp, asr #17 │ │ │ │ + @ instruction: 0xf8cd3304 │ │ │ │ + andsvs r9, lr, ip, lsl r0 │ │ │ │ + stmdavs sp!, {r0, r3, r5, r7, r9, sl, lr} │ │ │ │ + @ instruction: 0x3010f8d9 │ │ │ │ + eorle r2, ip, r3, ror fp │ │ │ │ + mvnsle r2, r0, lsl #26 │ │ │ │ + orrpl pc, r3, #54525952 @ 0x3400000 │ │ │ │ + ldrdlt pc, [r4], -sp @ │ │ │ │ + ldmdavs lr, {r2, r8, r9, ip, sp} │ │ │ │ + rsble r2, r7, r0, lsl #30 │ │ │ │ + orrpl pc, r2, #54525952 @ 0x3400000 │ │ │ │ + ldmdavs fp, {r3, r4, r8, r9, ip, sp} │ │ │ │ + vqdmlsl.s q1, d0, d0 │ │ │ │ + @ instruction: 0xf8d4813e │ │ │ │ + blcs 19e94 <__time64@plt+0x1864c> │ │ │ │ + adchi pc, r1, r0 │ │ │ │ + bvc ff9c86a4 <__time64@plt+0xff9c6e5c> │ │ │ │ + bvc ff9c8b38 <__time64@plt+0xff9c72f0> │ │ │ │ + ldrbmi r4, [r4], -r6, lsr #12 │ │ │ │ + ldrmi r4, [sp], -sl, lsr #13 │ │ │ │ + stmdavs sp!, {r0, r3, r5, r7, r9, sl, lr} │ │ │ │ + @ instruction: 0x3010f8d9 │ │ │ │ + @ instruction: 0xf0002b73 │ │ │ │ + stccs 1, cr8, [r0, #-32] @ 0xffffffe0 │ │ │ │ + @ instruction: 0xf50dd1f6 │ │ │ │ + ldrtmi r5, [r4], -r3, lsl #7 │ │ │ │ + ldmdavs lr, {r2, r8, r9, ip, sp} │ │ │ │ + @ instruction: 0xf8d9e045 │ │ │ │ + blcs 19ccc <__time64@plt+0x18484> │ │ │ │ + blls 1c1ff8 <__time64@plt+0x1c07b0> │ │ │ │ + stclle 2, cr4, [fp, #748] @ 0x2ec │ │ │ │ + cdpcs 14, 0, cr9, cr0, cr7, {0} │ │ │ │ + teqphi r9, r0 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x301cf8d9 │ │ │ │ + bleq 14a37c <__time64@plt+0x148b34> │ │ │ │ + vst2.8 {d25-d28}, [pc], r3 │ │ │ │ + @ instruction: 0xf8df5380 │ │ │ │ + ldrmi ip, [r9], -r4, asr #5 │ │ │ │ + @ instruction: 0x2018f8d9 │ │ │ │ + andls r4, r2, #88, 12 @ 0x5800000 │ │ │ │ + andcs r4, r1, #252, 8 @ 0xfc000000 │ │ │ │ + @ instruction: 0x6014f8d9 │ │ │ │ + strgt lr, [r0], -sp, asr #19 │ │ │ │ + stc 7, cr15, [r4, #972]! @ 0x3cc │ │ │ │ + ldrbmi r9, [r8], -r7, lsl #28 │ │ │ │ + blx fef49d04 <__time64@plt+0xfef484bc> │ │ │ │ + @ instruction: 0xf8464649 │ │ │ │ + strtmi r0, [r0], -r7, lsr #32 │ │ │ │ + andcc lr, r4, #3620864 @ 0x374000 │ │ │ │ + bleq fe208928 <__time64@plt+0xfe2070e0> │ │ │ │ + stc2 7, cr15, [sl], {253} @ 0xfd │ │ │ │ + @ instruction: 0xf0402800 │ │ │ │ + @ instruction: 0xf8d980a3 │ │ │ │ + @ instruction: 0xf8c93034 │ │ │ │ + @ instruction: 0xf043b05c │ │ │ │ + @ instruction: 0xf8c90302 │ │ │ │ + @ instruction: 0xf1b83034 │ │ │ │ + andle r0, r3, r0, lsl #30 │ │ │ │ + orreq lr, r7, #8, 22 @ 0x2000 │ │ │ │ + rsbcc pc, r0, r9, asr #17 │ │ │ │ + stccs 7, cr3, [r0, #-4] │ │ │ │ + str sp, [pc, r8, lsl #3] │ │ │ │ + @ instruction: 0xf8d42700 │ │ │ │ + @ instruction: 0xf1baa084 │ │ │ │ + eorsle r0, lr, r0, lsl #30 │ │ │ │ + cdpcs 5, 0, cr2, cr0, cr0, {0} │ │ │ │ + svclt 0x00b846a9 │ │ │ │ + @ instruction: 0x46554276 │ │ │ │ + stmdavs sp!, {r1, sp, lr, pc} │ │ │ │ + eorsle r2, r4, r0, lsl #26 │ │ │ │ + blcs 1ce8210 <__time64@plt+0x1ce69c8> │ │ │ │ + stmdavs fp!, {r0, r3, r4, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ + rscsle r2, r6, r0, lsl #22 │ │ │ │ + ldclle 5, cr4, [r4, #312]! @ 0x138 │ │ │ │ + movweq pc, #8611 @ 0x21a3 @ │ │ │ │ + svceq 0x0000f1b8 │ │ │ │ + @ instruction: 0xf383fab3 │ │ │ │ + stmdbeq r1, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ + cmpne r3, #323584 @ 0x4f000 │ │ │ │ + movwcs fp, #3848 @ 0xf08 │ │ │ │ + rscle r2, r6, r0, lsl #22 │ │ │ │ + movwge lr, #22997 @ 0x59d5 │ │ │ │ + @ instruction: 0xf7f59304 │ │ │ │ + blls 14d16c <__time64@plt+0x14b924> │ │ │ │ + andcc lr, r2, sp, asr #19 │ │ │ │ + @ instruction: 0xf8cd2201 │ │ │ │ + blmi fe035db4 <__time64@plt+0xfe03456c> │ │ │ │ + andge pc, r0, #14614528 @ 0xdf0000 │ │ │ │ + movwls r4, #1147 @ 0x47b │ │ │ │ + vst3. {d20-d22}, [pc :256], sl │ │ │ │ + ldrmi r5, [r9], -r0, lsl #7 │ │ │ │ + @ instruction: 0xf7f34650 │ │ │ │ + ldrbmi lr, [r0], -r4, asr #26 │ │ │ │ + blx 1749dc4 <__time64@plt+0x174857c> │ │ │ │ + @ instruction: 0xf848682d │ │ │ │ + stccs 0, cr0, [r0, #-164] @ 0xffffff5c │ │ │ │ + @ instruction: 0xf8d4d1ca │ │ │ │ + stmdacs r0, {r3, r7} │ │ │ │ + @ instruction: 0xf8d4da52 │ │ │ │ + @ instruction: 0xb1db3090 │ │ │ │ + stmdavs lr!, {r0, r2, r3, r4, r9, sl, lr} │ │ │ │ + svclt 0x000842ab │ │ │ │ + addsvs pc, r0, r4, asr #17 │ │ │ │ + @ instruction: 0xb12bd006 │ │ │ │ + adcmi r6, sl, #1703936 @ 0x1a0000 │ │ │ │ + ldrmi sp, [r3], -lr │ │ │ │ + mvnsle r2, r0, lsl #22 │ │ │ │ + tstlt r8, r8, lsr #18 │ │ │ │ + blx ec9e00 <__time64@plt+0xec85b8> │ │ │ │ + @ instruction: 0xf0014628 │ │ │ │ + msrlt LR_fiq, r7 │ │ │ │ + @ instruction: 0x3090f8d4 │ │ │ │ + @ instruction: 0xe7e64635 │ │ │ │ + @ instruction: 0xe7f1601e │ │ │ │ + andcs r6, r0, #652 @ 0x28c │ │ │ │ + addcs pc, ip, r4, asr #17 │ │ │ │ + eorsle r2, r8, r0, lsl #22 │ │ │ │ + addlt pc, r0, r4, asr #17 │ │ │ │ + @ instruction: 0xf50d4a62 │ │ │ │ + blmi 176242c <__time64@plt+0x1760be4> │ │ │ │ + ldrbtmi r3, [sl], #-268 @ 0xfffffef4 │ │ │ │ + ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ + subsmi r6, sl, fp, lsl #16 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + adchi pc, r9, r0, asr #32 │ │ │ │ + @ instruction: 0xf50d4638 │ │ │ │ + andlt r5, r5, r1, lsl #27 │ │ │ │ + svchi 0x00f0e8bd │ │ │ │ + blcs 2bfb8 <__time64@plt+0x2a770> │ │ │ │ + mrcge 4, 5, APSR_nzcv, cr1, cr15, {3} │ │ │ │ + @ instruction: 0xf922f7ff │ │ │ │ + @ instruction: 0xf0002800 │ │ │ │ + @ instruction: 0xf8d4808b │ │ │ │ + ldrt fp, [r2], r0, lsl #1 │ │ │ │ + svceq 0x0000f1b8 │ │ │ │ + svcge 0x0068f43f │ │ │ │ + ldrbtmi r4, [r8], #-2129 @ 0xfffff7af │ │ │ │ + blx 149e74 <__time64@plt+0x14862c> │ │ │ │ + eoreq pc, r7, r8, asr #16 │ │ │ │ + strb r3, [r0, -r1, lsl #14]! │ │ │ │ + ldc 7, cr15, [r2], #972 @ 0x3cc │ │ │ │ + @ instruction: 0xd1a82800 │ │ │ │ + tstcs r4, r8, lsl #20 │ │ │ │ + ldrdeq pc, [r8], r4 │ │ │ │ + bl fe4cbe58 <__time64@plt+0xfe4ca610> │ │ │ │ + strtmi lr, [r0], -r1, lsr #15 │ │ │ │ + @ instruction: 0xf936f7ff │ │ │ │ + strmi lr, [r2], -r4, asr #15 │ │ │ │ + @ instruction: 0xf8d42103 │ │ │ │ + @ instruction: 0xf7f30088 │ │ │ │ + strmi lr, [r3], -r8, lsl #23 │ │ │ │ + vst4.8 {d25-d28}, [r3], r8 │ │ │ │ + @ instruction: 0xf8d46200 │ │ │ │ + smlabbcs r4, r8, r0, r0 │ │ │ │ + bl 1fcbe80 <__time64@plt+0x1fca638> │ │ │ │ + @ instruction: 0xf8d9e698 │ │ │ │ + blcs 19ecc <__time64@plt+0x18684> │ │ │ │ + mrcge 4, 7, APSR_nzcv, cr3, cr15, {1} │ │ │ │ + @ instruction: 0xf77f42bc │ │ │ │ + @ instruction: 0xf8d9aef0 │ │ │ │ + stmdacs r0, {r4, r5} │ │ │ │ + @ instruction: 0xf7f3db05 │ │ │ │ + @ instruction: 0xf04feca6 │ │ │ │ + @ instruction: 0xf8c933ff │ │ │ │ + movwcs r3, #12336 @ 0x3030 │ │ │ │ + ldrtmi r4, [r0], -r9, asr #12 │ │ │ │ + andcc pc, r4, r9, asr #17 │ │ │ │ + @ instruction: 0xffa6f7fc │ │ │ │ + svceq 0x0000f1b8 │ │ │ │ + @ instruction: 0xf858d002 │ │ │ │ + biclt r3, r3, #42 @ 0x2a │ │ │ │ + beq 8a320 <__time64@plt+0x88ad8> │ │ │ │ + @ instruction: 0xf8dde6d5 │ │ │ │ + movwcs r9, #8208 @ 0x2010 │ │ │ │ + strls r4, [r0, #-2604] @ 0xfffff5d4 │ │ │ │ + streq pc, [r8, #-426] @ 0xfffffe56 │ │ │ │ + @ instruction: 0x4629447a │ │ │ │ + @ instruction: 0xf7f44648 │ │ │ │ + @ instruction: 0xf81afdab │ │ │ │ + bmi a1cf38 <__time64@plt+0xa1b6f0> │ │ │ │ + strbmi r4, [r8], -r9, lsr #12 │ │ │ │ + movteq pc, #963 @ 0x3c3 @ │ │ │ │ + @ instruction: 0xf083447a │ │ │ │ + movwls r0, #769 @ 0x301 │ │ │ │ + @ instruction: 0xf7f42301 │ │ │ │ + @ instruction: 0xf85afd9d │ │ │ │ + strtmi r1, [r0], -r8, lsl #24 │ │ │ │ + ldrle r0, [r3, #-1931] @ 0xfffff875 │ │ │ │ + @ instruction: 0xf822f7ff │ │ │ │ + ldmib sp, {r0, r8, r9, sl, sp, lr, pc}^ │ │ │ │ + strbmi r3, [r9], -r4, lsl #4 │ │ │ │ + @ instruction: 0xf7fd4620 │ │ │ │ + stmdacs r0, {r0, r1, r2, r3, r5, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf8d9d188 │ │ │ │ + @ instruction: 0xf0433034 │ │ │ │ + @ instruction: 0xf8c90302 │ │ │ │ + @ instruction: 0xe6e63034 │ │ │ │ + ldr r4, [r4, -pc, lsr #12]! │ │ │ │ + @ instruction: 0xff48f7fe │ │ │ │ + @ instruction: 0xf001e6ed │ │ │ │ + @ instruction: 0xf848f987 │ │ │ │ + strb r0, [r1, sl, lsr #32] │ │ │ │ + mrc2 7, 4, pc, cr4, cr4, {7} │ │ │ │ + blmi 47a478 <__time64@plt+0x478c30> │ │ │ │ + ldmdami r1, {r0, r2, r5, r9, sp} │ │ │ │ + ldrbtmi r2, [r8], #-257 @ 0xfffffeff │ │ │ │ + ldmdavs fp, {r0, r1, r3, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ + b ff44bf54 <__time64@plt+0xff44a70c> │ │ │ │ + ldrbcc pc, [pc, pc, asr #32]! @ │ │ │ │ + @ instruction: 0xf7f3e748 │ │ │ │ + svclt 0x0000ea7c │ │ │ │ + andeq r6, r0, lr, lsl #5 │ │ │ │ + andeq r6, r0, r0, lsl #5 │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + ldrdeq r4, [r0], -ip │ │ │ │ + andeq r4, r0, r8, lsr r2 │ │ │ │ + andeq sp, r0, ip, lsr r8 │ │ │ │ + andeq r5, r0, lr, asr #31 │ │ │ │ + andeq sp, r0, lr, ror r7 │ │ │ │ + andeq r4, r0, r8, asr #1 │ │ │ │ + strheq r4, [r0], -r8 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq r4, r0, lr, lsl r0 │ │ │ │ + svcmi 0x00f0e92d │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + mrrceq 8, 4, pc, r0, cr12 @ │ │ │ │ + stcpl 5, cr15, [r1, #692] @ 0x2b4 │ │ │ │ + addlt r4, r3, pc, lsl r6 │ │ │ │ + @ instruction: 0x460c4b9d │ │ │ │ + orrpl pc, r1, sp, lsl #10 │ │ │ │ + @ instruction: 0xf8df3104 │ │ │ │ + andls r8, r4, #112, 4 │ │ │ │ + ldrbtmi r4, [r8], #2715 @ 0xa9b │ │ │ │ + ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ + andvs r6, fp, fp, lsl r8 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + orrpl pc, r2, #54525952 @ 0x3400000 │ │ │ │ + @ instruction: 0xf8d33310 │ │ │ │ + @ instruction: 0xf50da000 │ │ │ │ + tstcc r4, #134217730 @ 0x8000002 │ │ │ │ + ldrdls pc, [r0], -r3 │ │ │ │ + orrpl pc, r2, #54525952 @ 0x3400000 │ │ │ │ + ldmdavs lr, {r3, r4, r8, r9, ip, sp} │ │ │ │ + stmvs r3, {r3, r5, r8, ip, sp, pc} │ │ │ │ + ldmdavc sl, {r0, r2, r9, sl, lr} │ │ │ │ + @ instruction: 0xf0002a63 │ │ │ │ + ldrdcs r8, [r0], -lr │ │ │ │ + @ instruction: 0xf840f7ff │ │ │ │ + stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ + mrshi pc, (UNDEF: 11) @ │ │ │ │ + strvs r2, [r3, r0, lsl #6] │ │ │ │ + @ instruction: 0xf04f469b │ │ │ │ + @ instruction: 0xf8c533ff │ │ │ │ + @ instruction: 0xf1ba3088 │ │ │ │ + andle r0, r8, r0, lsl #30 │ │ │ │ + rscvc lr, r6, #548864 @ 0x86000 │ │ │ │ + bl fe896454 <__time64@plt+0xfe894c0c> │ │ │ │ + ldrbmi r7, [r0], -r6, ror #5 │ │ │ │ + @ instruction: 0xf7f30092 │ │ │ │ + @ instruction: 0xf1b9eb30 │ │ │ │ + andle r0, r8, r0, lsl #30 │ │ │ │ + rscvc lr, r6, #548864 @ 0x86000 │ │ │ │ + bl fe89646c <__time64@plt+0xfe894c24> │ │ │ │ + strbmi r7, [r8], -r6, ror #5 │ │ │ │ + @ instruction: 0xf7f30092 │ │ │ │ + strtmi lr, [r2], -r4, lsr #22 │ │ │ │ + ldrtmi r2, [r9], -r9, ror #6 │ │ │ │ + @ instruction: 0xf7fe4628 │ │ │ │ + stmdacs r0, {r0, r4, fp, ip, sp, lr, pc} │ │ │ │ + adcshi pc, r9, r0, asr #6 │ │ │ │ + ldrdmi pc, [r4], r5 │ │ │ │ + @ instruction: 0xf0002c00 │ │ │ │ + b fe1ae3d0 <__time64@plt+0xfe1acb88> │ │ │ │ + @ instruction: 0xf04f73e6 │ │ │ │ + bl fe8d009c <__time64@plt+0xfe8ce854> │ │ │ │ + stmib sp, {r1, r2, r5, r6, r7, r8, r9, ip, sp, lr}^ │ │ │ │ + @ instruction: 0xf50d3705 │ │ │ │ + tstcc r8, #134217730 @ 0x8000002 │ │ │ │ + @ instruction: 0x4627601e │ │ │ │ + ldmdbvs fp!, {r2, r5, fp, sp, lr} │ │ │ │ + subsle r2, ip, r9, ror #22 │ │ │ │ + mvnsle r2, r0, lsl #24 │ │ │ │ + orrpl pc, r2, #54525952 @ 0x3400000 │ │ │ │ + ldmdavs lr, {r3, r4, r8, r9, ip, sp} │ │ │ │ + ldrdmi pc, [r4], r5 │ │ │ │ + eorsle r2, sl, r0, lsl #24 │ │ │ │ + strbvc lr, [r6, r6, lsl #21]! │ │ │ │ + strbvc lr, [r6, r7, lsr #23]! │ │ │ │ + and r2, r2, r0, lsl #12 │ │ │ │ + stccs 8, cr6, [r0], {36} @ 0x24 │ │ │ │ + stmdbvs r3!, {r0, r4, r5, ip, lr, pc} │ │ │ │ + mvnsle r2, r9, ror #22 │ │ │ │ + blcs 28270 <__time64@plt+0x26a28> │ │ │ │ + adcsmi sp, r7, #246 @ 0xf6 │ │ │ │ + @ instruction: 0xf1b9ddf4 │ │ │ │ + @ instruction: 0xf1060200 │ │ │ │ + svclt 0x00180601 │ │ │ │ + blcs 968fc <__time64@plt+0x950b4> │ │ │ │ + andcs fp, r0, #24, 30 @ 0x60 │ │ │ │ + rscle r2, r9, r0, lsl #20 │ │ │ │ + movwge lr, #22996 @ 0x59d4 │ │ │ │ + @ instruction: 0xf7f59304 │ │ │ │ + blls 14cdf8 <__time64@plt+0x14b5b0> │ │ │ │ + andcc lr, r2, sp, asr #19 │ │ │ │ + @ instruction: 0xf8cd2201 │ │ │ │ + blmi 14f6128 <__time64@plt+0x14f48e0> │ │ │ │ + ldrdge pc, [ip, #-143] @ 0xffffff71 │ │ │ │ + movwls r4, #1147 @ 0x47b │ │ │ │ + vst3. {d20-d22}, [pc :256], sl │ │ │ │ + ldrmi r5, [r9], -r0, lsl #7 │ │ │ │ + @ instruction: 0xf7f34650 │ │ │ │ + ldrbmi lr, [r0], -sl, lsl #23 │ │ │ │ + @ instruction: 0xf8a2f001 │ │ │ │ + @ instruction: 0xf8496824 │ │ │ │ + stccs 0, cr0, [r0], {38} @ 0x26 │ │ │ │ + svcvs 0x00abd1cd │ │ │ │ + subsle r2, sp, r0, lsl #22 │ │ │ │ + addlt pc, r0, r5, asr #17 │ │ │ │ + @ instruction: 0xf50d4a48 │ │ │ │ + blmi 10a2754 <__time64@plt+0x10a0f0c> │ │ │ │ + ldrbtmi r3, [sl], #-260 @ 0xfffffefc │ │ │ │ + ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ + subsmi r6, sl, fp, lsl #16 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + @ instruction: 0x4640d178 │ │ │ │ + stcpl 5, cr15, [r1, #52] @ 0x34 │ │ │ │ + pop {r0, r1, ip, sp, pc} │ │ │ │ + ldmdavs fp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc}^ │ │ │ │ + addsle r2, pc, r0, lsl #22 │ │ │ │ + strbmi r9, [r3, #-2821] @ 0xfffff4fb │ │ │ │ + @ instruction: 0xf1badd9c │ │ │ │ + andsle r0, r6, r0, lsl #30 │ │ │ │ + stmdage r9, {r0, r1, r3, r4, r5, r6, r7, r8, fp, sp, lr} │ │ │ │ + vst2.8 {d25-d28}, [pc], r3 │ │ │ │ + ldmibvs sl!, {r7, r8, r9, ip, lr} │ │ │ │ + andls r4, r2, #26214400 @ 0x1900000 │ │ │ │ + @ instruction: 0xf8df2201 │ │ │ │ + ldmdbvs lr!, {r2, r3, r4, r6, r7, lr, pc}^ │ │ │ │ + stmib sp, {r2, r3, r4, r5, r6, r7, sl, lr}^ │ │ │ │ + andls ip, r7, r0, lsl #12 │ │ │ │ + bl 13cc170 <__time64@plt+0x13ca928> │ │ │ │ + @ instruction: 0xf0019807 │ │ │ │ + @ instruction: 0xf84af867 │ │ │ │ + blls 18e250 <__time64@plt+0x18ca08> │ │ │ │ + bls 11fa98 <__time64@plt+0x11e250> │ │ │ │ + @ instruction: 0xf7fd4628 │ │ │ │ + bllt a4ca98 <__time64@plt+0xa4b250> │ │ │ │ + stmdacs r0, {r3, r4, r5, r8, r9, fp, sp, lr} │ │ │ │ + movwcs sp, #14896 @ 0x3a30 │ │ │ │ + @ instruction: 0x46284639 │ │ │ │ + @ instruction: 0xf7fc607b │ │ │ │ + @ instruction: 0xf1b9fe33 │ │ │ │ + andle r0, r2, r0, lsl #30 │ │ │ │ + eorcc pc, r8, r9, asr r8 @ │ │ │ │ + @ instruction: 0xf108b1fb │ │ │ │ + stccs 8, cr0, [r0], {1} │ │ │ │ + svcge 0x0063f47f │ │ │ │ + ldmdavc fp, {r3, r5, r6, r8, r9, sl, sp, lr, pc}^ │ │ │ │ + @ instruction: 0xf47f2b00 │ │ │ │ + @ instruction: 0xf7feaf1e │ │ │ │ + mvnslt pc, r3, asr pc @ │ │ │ │ + ldrdlt pc, [r0], r5 │ │ │ │ + @ instruction: 0xf04fe721 │ │ │ │ + ldrb r0, [pc, -r0, lsl #16] │ │ │ │ + @ instruction: 0xf7fe4628 │ │ │ │ + @ instruction: 0xe79fff7d │ │ │ │ + svceq 0x0000f1b9 │ │ │ │ + @ instruction: 0xf859d0e5 │ │ │ │ + blcs 1a2b4 <__time64@plt+0x18a6c> │ │ │ │ + ldmdami r7, {r0, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ + @ instruction: 0xf0014478 │ │ │ │ + @ instruction: 0xf849f82d │ │ │ │ + ldrb r0, [sl, r8, lsr #32] │ │ │ │ + b ffecc1f4 <__time64@plt+0xffeca9ac> │ │ │ │ + mvnscc pc, #79 @ 0x4f │ │ │ │ + @ instruction: 0xe7c8633b │ │ │ │ + str r4, [r4, r0, lsr #13] │ │ │ │ + ldc2 7, cr15, [r2, #-976]! @ 0xfffffc30 │ │ │ │ + blmi 3fa75c <__time64@plt+0x3f8f14> │ │ │ │ + stmdami pc, {r0, r2, r5, r9, sp} @ │ │ │ │ + ldrbtmi r2, [r8], #-257 @ 0xfffffeff │ │ │ │ + andcc pc, r3, r8, asr r8 @ │ │ │ │ + @ instruction: 0xf7f3681b │ │ │ │ + @ instruction: 0xf04fe96e │ │ │ │ + @ instruction: 0xe77938ff │ │ │ │ + ldmdb r8, {r0, r1, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + andeq r5, r0, r6, lsl #28 │ │ │ │ + andeq r5, r0, r4, lsl #28 │ │ │ │ + andeq r3, r0, r4, asr #29 │ │ │ │ + andeq sp, r0, r8, asr #9 │ │ │ │ + andeq r5, r0, r6, lsr #25 │ │ │ │ + andeq r3, r0, ip, lsr #28 │ │ │ │ + ldrdeq sp, [r0], -r0 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq r3, r0, sl, asr sp │ │ │ │ + svcmi 0x00f0e92d │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + stcleq 8, cr15, [r0], #-304 @ 0xfffffed0 │ │ │ │ + stcpl 5, cr15, [r1, #692] @ 0x2b4 │ │ │ │ + umulllt r4, r7, r9, r6 │ │ │ │ + @ instruction: 0xf10d4bce │ │ │ │ + @ instruction: 0x460c0a38 │ │ │ │ + orrpl pc, r1, sp, lsl #10 │ │ │ │ + andls r4, r7, #204, 28 @ 0xcc0 │ │ │ │ + bmi ff31a700 <__time64@plt+0xff318eb8> │ │ │ │ + ldrbtmi r4, [sl], #-1150 @ 0xfffffb82 │ │ │ │ + ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ + @ instruction: 0xf04f600b │ │ │ │ + movwcs r0, #768 @ 0x300 │ │ │ │ + stccc 8, cr15, [r8], {74} @ 0x4a │ │ │ │ + orrpl pc, r3, #54525952 @ 0x3400000 │ │ │ │ + ldrdhi pc, [r0], -r3 │ │ │ │ + orrpl pc, r3, #54525952 @ 0x3400000 │ │ │ │ + ldmdavs pc, {r2, r8, r9, ip, sp} @ │ │ │ │ + orrpl pc, r3, #54525952 @ 0x3400000 │ │ │ │ + @ instruction: 0xf8d33308 │ │ │ │ + @ instruction: 0xb128b000 │ │ │ │ + strmi r6, [r5], -r3, lsl #17 │ │ │ │ + bcs 18ec350 <__time64@plt+0x18eab08> │ │ │ │ + msrhi CPSR_fsxc, r0 │ │ │ │ + @ instruction: 0xf7fe2000 │ │ │ │ + @ instruction: 0x4605fedf │ │ │ │ + @ instruction: 0xf0002800 │ │ │ │ + movwcs r8, #362 @ 0x16a │ │ │ │ + movwls r6, #22403 @ 0x5783 │ │ │ │ + mvnscc pc, #79 @ 0x4f │ │ │ │ + addcc pc, r8, r5, asr #17 │ │ │ │ + svceq 0x0000f1b8 │ │ │ │ + b fe302330 <__time64@plt+0xfe300ae8> │ │ │ │ + smlattcs r0, fp, r2, r7 │ │ │ │ + rscvc lr, fp, #165888 @ 0x28800 │ │ │ │ + addseq r4, r2, r0, asr #12 │ │ │ │ + stmib lr, {r0, r1, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + b fe2fa840 <__time64@plt+0xfe2f8ff8> │ │ │ │ + smlattcs r0, fp, r2, r7 │ │ │ │ + rscvc lr, fp, #165888 @ 0x28800 │ │ │ │ + addseq r4, r2, r8, lsr r6 │ │ │ │ + stmib r4, {r0, r1, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + cmncs r1, #35651584 @ 0x2200000 │ │ │ │ + strtmi r4, [r8], -r9, asr #12 │ │ │ │ + mrc2 7, 5, pc, cr2, cr13, {7} │ │ │ │ + vsub.i8 d18, d0, d0 │ │ │ │ + @ instruction: 0xf8d5810d │ │ │ │ + stccs 0, cr4, [r0], {132} @ 0x84 │ │ │ │ + teqphi r1, r0 @ p-variant is OBSOLETE │ │ │ │ + mvnvc lr, #569344 @ 0x8b000 │ │ │ │ + eorge pc, r4, sp, asr #17 │ │ │ │ + mvnvc lr, #166912 @ 0x28c00 │ │ │ │ + @ instruction: 0xf50d9308 │ │ │ │ + strcs r5, [r0], -r3, lsl #7 │ │ │ │ + strbmi r3, [r2], r8, lsl #6 │ │ │ │ + @ instruction: 0xf8c39506 │ │ │ │ + strtmi fp, [r0], r0 │ │ │ │ + @ instruction: 0xf8d86824 │ │ │ │ + blcs 185a3b8 <__time64@plt+0x1858b70> │ │ │ │ + stccs 0, cr13, [r0], {102} @ 0x66 │ │ │ │ + @ instruction: 0xf50dd1f7 │ │ │ │ + stcls 3, cr5, [r6, #-524] @ 0xfffffdf4 │ │ │ │ + @ instruction: 0xf8dd3308 │ │ │ │ + @ instruction: 0xf8d3a024 │ │ │ │ + cdpcs 0, 0, cr11, cr0, cr0, {0} │ │ │ │ + rscshi pc, r9, r0, asr #32 │ │ │ │ + ldrdmi pc, [r4], r5 │ │ │ │ + eorsle r2, sl, r0, lsl #24 │ │ │ │ + stmibvc fp!, {r0, r1, r3, r7, r9, fp, sp, lr, pc}^ │ │ │ │ + stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ + stmibvc fp!, {r0, r3, r5, r7, r8, r9, fp, sp, lr, pc}^ │ │ │ │ + stmdavs r4!, {r0, sp, lr, pc} │ │ │ │ + stmdbvs r3!, {r2, r3, r7, r8, r9, ip, sp, pc} │ │ │ │ + mvnsle r2, r1, ror #22 │ │ │ │ + blcs 28544 <__time64@plt+0x26cfc> │ │ │ │ + strbmi sp, [r1, #247] @ 0xf7 │ │ │ │ + @ instruction: 0xf1a3ddf5 │ │ │ │ + svccs 0x00000302 │ │ │ │ + @ instruction: 0xf383fab3 │ │ │ │ + stmdaeq r1, {r3, r8, ip, sp, lr, pc} │ │ │ │ + cmpne r3, #323584 @ 0x4f000 │ │ │ │ + movwcs fp, #3848 @ 0xf08 │ │ │ │ + rscle r2, r8, r0, lsl #22 │ │ │ │ + blge 188b2c <__time64@plt+0x1872e4> │ │ │ │ + @ instruction: 0xf9d0f7f5 │ │ │ │ + andge pc, r4, sp, asr #17 │ │ │ │ + @ instruction: 0xf8df2201 │ │ │ │ + blmi 1ff6bdc <__time64@plt+0x1ff5394> │ │ │ │ + stmib sp, {r1, r3, r4, r5, r6, r7, sl, lr}^ │ │ │ │ + ldrbtmi fp, [fp], #-2 │ │ │ │ + vst2.8 {d25-d28}, [pc], r0 │ │ │ │ + ldrbmi r5, [r0], -r0, lsl #7 │ │ │ │ + @ instruction: 0xf7f34619 │ │ │ │ + ldrbmi lr, [r0], -r0, lsr #20 │ │ │ │ + @ instruction: 0xff38f000 │ │ │ │ + @ instruction: 0xf8476824 │ │ │ │ + stccs 0, cr0, [r0], {40} @ 0x28 │ │ │ │ + svcvs 0x00abd1cd │ │ │ │ + @ instruction: 0xf0002b00 │ │ │ │ + blls 16e6b0 <__time64@plt+0x16ce68> │ │ │ │ + addcc pc, r0, r5, asr #17 │ │ │ │ + @ instruction: 0xf50d4a72 │ │ │ │ + blmi 1b22a2c <__time64@plt+0x1b211e4> │ │ │ │ + ldrbtmi r3, [sl], #-276 @ 0xfffffeec │ │ │ │ + ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ + subsmi r6, sl, fp, lsl #16 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + sbchi pc, ip, r0, asr #32 │ │ │ │ + @ instruction: 0xf50d4630 │ │ │ │ + andlt r5, r7, r1, lsl #27 │ │ │ │ + svchi 0x00f0e8bd │ │ │ │ + ldrdcc pc, [r4], -r8 │ │ │ │ + addsle r2, r4, r0, lsl #22 │ │ │ │ + adcsmi r9, r3, #8, 22 @ 0x2000 │ │ │ │ + @ instruction: 0xf1badd91 │ │ │ │ + andsle r0, fp, r0, lsl #30 │ │ │ │ + @ instruction: 0x301cf8d8 │ │ │ │ + blls 273070 <__time64@plt+0x271828> │ │ │ │ + @ instruction: 0x2018f8d8 │ │ │ │ + @ instruction: 0xf1a39202 │ │ │ │ + @ instruction: 0xf8df0b04 │ │ │ │ + vst4.32 {d28,d30,d32,d34}, [pc], r0 │ │ │ │ + @ instruction: 0xf8d85380 │ │ │ │ + andcs r5, r1, #20 │ │ │ │ + @ instruction: 0x461944fc │ │ │ │ + strgt lr, [r0, #-2509] @ 0xfffff633 │ │ │ │ + @ instruction: 0xf7f34658 │ │ │ │ + @ instruction: 0x4658e9dc │ │ │ │ + cdp2 0, 15, cr15, cr4, cr0, {0} │ │ │ │ + eoreq pc, r6, sl, asr #16 │ │ │ │ + strbmi r9, [fp], -r7, lsl #20 │ │ │ │ + strbmi r9, [r1], -r6, lsl #16 │ │ │ │ + @ instruction: 0xf8c4f7fd │ │ │ │ + cmnle r3, r0, lsl #16 │ │ │ │ + ldrsbteq pc, [r0], -r8 @ │ │ │ │ + ble 1ed84ac <__time64@plt+0x1ed6c64> │ │ │ │ + stmdals r6, {r0, r1, r8, r9, sp} │ │ │ │ + @ instruction: 0xf8c84641 │ │ │ │ + @ instruction: 0xf7fc3004 │ │ │ │ + @ instruction: 0xb11ffcbd │ │ │ │ + eorcc pc, r6, r7, asr r8 @ │ │ │ │ + subsle r2, fp, r0, lsl #22 │ │ │ │ + svceq 0x0000f1ba │ │ │ │ + @ instruction: 0xf85ad03a │ │ │ │ + @ instruction: 0xf1b88026 │ │ │ │ + eorsle r0, r5, r0, lsl #30 │ │ │ │ + @ instruction: 0xb11cf8df │ │ │ │ + @ instruction: 0xf89b44fb │ │ │ │ + cmnlt fp, #0 │ │ │ │ + mulcc r0, r8, r8 │ │ │ │ + @ instruction: 0xd12b2b3f │ │ │ │ + mulcc r1, r8, r8 │ │ │ │ + @ instruction: 0xd1272b3a │ │ │ │ + mulcc r2, r8, r8 │ │ │ │ + movwls r3, #47935 @ 0xbb3f │ │ │ │ + @ instruction: 0x2128d122 │ │ │ │ + @ instruction: 0xf7f34658 │ │ │ │ + andls lr, sl, r8, lsr #18 │ │ │ │ + ldrbmi fp, [r8], -r0, ror #3 │ │ │ │ + @ instruction: 0xf7f32129 │ │ │ │ + @ instruction: 0xb1b8e922 │ │ │ │ + vstrls d9, [r9, #-40] @ 0xffffffd8 │ │ │ │ + @ instruction: 0xf44f1c59 │ │ │ │ + bne 10a331c <__time64@plt+0x10a1ad4> │ │ │ │ + strmi r1, [r3], r8, lsr #30 │ │ │ │ + @ instruction: 0xf7f2920a │ │ │ │ + bls 2ca3d8 <__time64@plt+0x2c8b90> │ │ │ │ + strbmi r9, [r0], -fp, lsl #22 │ │ │ │ + @ instruction: 0xf802442a │ │ │ │ + @ instruction: 0xf0003c04 │ │ │ │ + @ instruction: 0x4658fe9d │ │ │ │ + cdp2 0, 9, cr15, cr14, cr0, {0} │ │ │ │ + eoreq pc, r6, sl, asr #16 │ │ │ │ + stccs 6, cr3, [r0], {1} │ │ │ │ + svcge 0x0013f47f │ │ │ │ + ldmdavc fp, {r0, r3, r4, r8, r9, sl, sp, lr, pc}^ │ │ │ │ + @ instruction: 0xf47f2b00 │ │ │ │ + @ instruction: 0xf7feaecd │ │ │ │ + cmnplt r0, #10304 @ p-variant is OBSOLETE @ 0x2840 │ │ │ │ + ldrdcc pc, [r0], r5 │ │ │ │ + strb r9, [pc], r5, lsl #6 │ │ │ │ + ldr r2, [r7, -r0, lsl #12] │ │ │ │ + @ instruction: 0xf7fe4628 │ │ │ │ + ldrb pc, [r9, -fp, asr #27] @ │ │ │ │ + adcle r2, r9, r0, lsl #30 │ │ │ │ + eorcc pc, r6, r7, asr r8 @ │ │ │ │ + @ instruction: 0xd1a52b00 │ │ │ │ + ldrbtmi r4, [r8], #-2079 @ 0xfffff7e1 │ │ │ │ + cdp2 0, 7, cr15, cr12, cr0, {0} │ │ │ │ + eoreq pc, r6, r7, asr #16 │ │ │ │ + bmi 788400 <__time64@plt+0x786bb8> │ │ │ │ + movwcs r4, #5704 @ 0x1648 │ │ │ │ + smlatbeq r8, sl, r1, pc @ │ │ │ │ + movwls r4, #1146 @ 0x47a │ │ │ │ + blx 1a4c568 <__time64@plt+0x1a4ad20> │ │ │ │ + stcne 8, cr15, [r8], {90} @ 0x5a │ │ │ │ + @ instruction: 0xf7fe4628 │ │ │ │ + ldrbt pc, [r7], r9, lsr #24 @ │ │ │ │ + ldmdb sl!, {r0, r1, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + mvnscc pc, #79 @ 0x4f │ │ │ │ + eorscc pc, r0, r8, asr #17 │ │ │ │ + @ instruction: 0x4626e77c │ │ │ │ + @ instruction: 0xf7f4e72d │ │ │ │ + hvclt 4017 @ 0xfb1 │ │ │ │ + eorcs r4, r5, #16, 22 @ 0x4000 │ │ │ │ + tstcs r1, r0, lsl r8 │ │ │ │ + ldmpl r3!, {r3, r4, r5, r6, sl, lr}^ │ │ │ │ + @ instruction: 0xf7f2681b │ │ │ │ + @ instruction: 0xf04fefae │ │ │ │ + @ instruction: 0xe72536ff │ │ │ │ + svc 0x0058f7f2 │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + andeq r5, r0, r8, asr #22 │ │ │ │ + andeq r5, r0, r6, asr #22 │ │ │ │ + strdeq sp, [r0], -ip │ │ │ │ + andeq r3, r0, lr, ror #23 │ │ │ │ + andeq r5, r0, lr, asr #19 │ │ │ │ + andeq r3, r0, r8, asr #22 │ │ │ │ + andeq sp, r0, r0, lsl r1 │ │ │ │ + andeq sp, r0, lr, rrx │ │ │ │ + andeq r3, r0, r8, asr #20 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + ldrdeq r3, [r0], -r8 │ │ │ │ + mvnsmi lr, sp, lsr #18 │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + svceq 0x00e8f8cc │ │ │ │ + strmi r6, [lr], -ip, lsl #16 │ │ │ │ + cmpcs sp, r5, lsl #12 │ │ │ │ + stmdaeq r4, {r8, r9, fp, sp, lr, pc} │ │ │ │ + @ instruction: 0x46404617 │ │ │ │ + stmda sl, {r0, r1, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf898b348 │ │ │ │ + blcs 1f9a638 <__time64@plt+0x1f98df0> │ │ │ │ + @ instruction: 0xf104d027 │ │ │ │ + blcs 1751640 <__time64@plt+0x174fdf8> │ │ │ │ + tstcs r0, lr, lsr #32 │ │ │ │ + andeq pc, r1, ip, lsl #2 │ │ │ │ + stcpl 6, cr4, [ip], #-632 @ 0xfffffd88 │ │ │ │ + svclt 0x00092c2d │ │ │ │ + andeq lr, ip, #5120 @ 0x1400 │ │ │ │ + @ instruction: 0xf10c4684 │ │ │ │ + @ instruction: 0xf8920c03 │ │ │ │ + adcsmi lr, fp, #2 │ │ │ │ + ldrmi sp, [lr, #3073]! @ 0xc01 │ │ │ │ + @ instruction: 0xf815da1f │ │ │ │ + blcs 175a698 <__time64@plt+0x1758e50> │ │ │ │ + movwcs sp, #490 @ 0x1ea │ │ │ │ + andsle r4, r5, fp, lsl #5 │ │ │ │ + andeq lr, ip, r5, lsl #22 │ │ │ │ + @ instruction: 0xf7f2215d │ │ │ │ + blne 110a60c <__time64@plt+0x1108dc4> │ │ │ │ + strmi r2, [r3], #-1 │ │ │ │ + pop {r0, r1, r4, r5, sp, lr} │ │ │ │ + @ instruction: 0xf10481f0 │ │ │ │ + bl 151694 <__time64@plt+0x14fe4c> │ │ │ │ + @ instruction: 0xf815000c │ │ │ │ + blcs 175a6c4 <__time64@plt+0x1758e7c> │ │ │ │ + tstcs r1, r8, lsl pc │ │ │ │ + ubfx sp, r2, #3, #12 │ │ │ │ + ldmfd sp!, {sp} │ │ │ │ + movwcs r8, #4592 @ 0x11f0 │ │ │ │ + svclt 0x0000e7e2 │ │ │ │ + ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + svceq 0x00e0f8cc │ │ │ │ + strmi r4, [r8], r1, asr #22 │ │ │ │ + ldrbtmi r2, [fp], #-256 @ 0xffffff00 │ │ │ │ + andne pc, r0, r8, lsl #17 │ │ │ │ + movwlt r7, #25 │ │ │ │ + @ instruction: 0x46916815 │ │ │ │ + stclpl 6, cr4, [r4, #-24] @ 0xffffffe8 │ │ │ │ + @ instruction: 0xf7f2b1dc │ │ │ │ + bmi f0a520 <__time64@plt+0xf08cd8> │ │ │ │ + @ instruction: 0xf1054682 │ │ │ │ + stmdavs r0, {r0, sl, fp} │ │ │ │ + ldrbtmi r4, [sl], #-1204 @ 0xfffffb4c │ │ │ │ + andscc pc, r4, r0, lsr r8 @ │ │ │ │ + vmlaeq.f64 d14, d22, d28 │ │ │ │ + ldrbcc pc, [pc, #270]! @ e7fe <__time64@plt+0xcfb6> @ │ │ │ │ + @ instruction: 0x46291917 │ │ │ │ + movwpl pc, #1043 @ 0x413 @ │ │ │ │ + ldmdbvc pc!, {r0, r8, ip, lr, pc} @ │ │ │ │ + tstlt r4, r7, asr #2 │ │ │ │ + blmi 8c774 <__time64@plt+0x8af2c> │ │ │ │ + @ instruction: 0xf8c9e7ee │ │ │ │ + andcs r5, r0, r0 │ │ │ │ + @ instruction: 0x87f0e8bd │ │ │ │ + eorle r2, r6, r2, lsr #24 │ │ │ │ + eorle r2, r4, r7, lsr #24 │ │ │ │ + suble r2, pc, r0, lsl #24 │ │ │ │ + ldrdgt pc, [r8], pc @ │ │ │ │ + ldmdbne r7!, {r6, r9, sl, lr}^ │ │ │ │ + @ instruction: 0xe01044fc │ │ │ │ + mulcc r4, lr, r8 │ │ │ │ + mulvc r4, r3, r9 │ │ │ │ + cdpeq 1, 0, cr15, cr1, cr5, {0} │ │ │ │ + @ instruction: 0xf8171c50 │ │ │ │ + biclt r4, r4, #1, 30 │ │ │ │ + ldrdcc pc, [r0], -sl │ │ │ │ + @ instruction: 0xf8334675 │ │ │ │ + vst4.8 {d3-d6}, [r3 :64], r4 │ │ │ │ + bl 32334c <__time64@plt+0x321b04> │ │ │ │ + strmi r0, [r2], -r4, lsl #28 │ │ │ │ + rscle r2, r9, r0, lsl #22 │ │ │ │ + @ instruction: 0x5d73491d │ │ │ │ + andvc r4, ip, r9, ror r4 │ │ │ │ + strcc fp, [r1, #-771] @ 0xfffffcfd │ │ │ │ + blmi 7067dc <__time64@plt+0x704f94> │ │ │ │ + ldrbtmi r4, [fp], #-1653 @ 0xfffff98b │ │ │ │ + @ instruction: 0xf816701c │ │ │ │ + @ instruction: 0xb32b300e │ │ │ │ + rscscc pc, pc, r8, lsl #2 │ │ │ │ + tstcs r0, r2, ror r9 │ │ │ │ + @ instruction: 0xf800e006 │ │ │ │ + tstcc r1, r1, lsl #30 │ │ │ │ + @ instruction: 0xf8123501 │ │ │ │ + cmplt fp, r1, lsl #30 │ │ │ │ + @ instruction: 0xd1f6429c │ │ │ │ + stcvc 8, cr15, [r1], {18} │ │ │ │ + rscsle r2, r2, ip, asr pc │ │ │ │ + bl 225d64 <__time64@plt+0x22451c> │ │ │ │ + ldrb r0, [pc, r1, lsl #4] │ │ │ │ + andeq lr, r1, #8, 22 @ 0x2000 │ │ │ │ + andsvc r2, r3, r0, lsl #6 │ │ │ │ + @ instruction: 0xf8c92001 │ │ │ │ + pop {ip, lr} │ │ │ │ + @ instruction: 0xf1c187f0 │ │ │ │ + strtmi r0, [fp], #-769 @ 0xfffffcff │ │ │ │ + bl 22018c <__time64@plt+0x21e944> │ │ │ │ + ldrb r0, [r1, r3, lsl #4]! │ │ │ │ + strb r4, [pc, r2, asr #12]! │ │ │ │ + andeq sp, r0, sl, lsr #30 │ │ │ │ + andeq sp, r0, r6, lsl #30 │ │ │ │ + andeq sp, r0, r4, asr #29 │ │ │ │ + muleq r0, r0, lr │ │ │ │ + andeq sp, r0, r2, lsl #29 │ │ │ │ + vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ + bl feb659dc <__time64@plt+0xfeb64194> │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ + ldcmi 15, cr0, [pc], {240} @ 0xf0 │ │ │ │ + ldrbtmi r4, [ip], #-2847 @ 0xfffff4e1 │ │ │ │ + @ instruction: 0xf8d4447b │ │ │ │ + @ instruction: 0xf5b66104 │ │ │ │ + ble a6a5f4 <__time64@plt+0xa68dac> │ │ │ │ + vst1.8 {d20-d22}, [pc], r5 │ │ │ │ + ldclne 0, cr7, [r3], #-512 @ 0xfffffe00 │ │ │ │ + smlabtcc r4, r4, r8, pc @ │ │ │ │ + stc2 0, cr15, [r6, #-0] │ │ │ │ + @ instruction: 0xf8d44918 │ │ │ │ + stcne 1, cr2, [r3, #-16]! │ │ │ │ + @ instruction: 0xf5044479 │ │ │ │ + bcc 6da1c <__time64@plt+0x6c1d4> │ │ │ │ + @ instruction: 0xf8412400 │ │ │ │ + @ instruction: 0xf8510026 │ │ │ │ + ldmdavs r9, {r1, r5, sp} │ │ │ │ + blne 14c92c <__time64@plt+0x14b0e4> │ │ │ │ + blmi 14c934 <__time64@plt+0x14b0ec> │ │ │ │ + mvnsle r4, r3, ror #10 │ │ │ │ + stmdavc fp!, {r0, r2, r4, r6, r8, ip, sp, pc} │ │ │ │ + stmdbmi lr, {r0, r1, r6, r8, ip, sp, pc} │ │ │ │ + ldrbtmi r2, [r9], #-513 @ 0xfffffdff │ │ │ │ + tstvc sl, fp, lsl #8 │ │ │ │ + svccc 0x0001f815 │ │ │ │ + mvnsle r2, r0, lsl #22 │ │ │ │ + ldcllt 0, cr2, [r0, #-4]! │ │ │ │ + eorcs r4, sl, #2304 @ 0x900 │ │ │ │ + tstcs r1, r9, lsl #16 │ │ │ │ + ldmdbpl fp, {r3, r4, r5, r6, sl, lr} │ │ │ │ + @ instruction: 0xf7f2681b │ │ │ │ + andcs lr, r0, r8, ror #28 │ │ │ │ + svclt 0x0000bd70 │ │ │ │ + andeq sp, r0, r2, lsl #28 │ │ │ │ + andeq r5, r0, r0, lsl r6 │ │ │ │ + andeq sp, r0, r4, ror #29 │ │ │ │ + @ instruction: 0x0000ddb2 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq r3, r0, r8, asr #15 │ │ │ │ + vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ + bl feb65a80 <__time64@plt+0xfeb64238> │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ + @ instruction: 0xf8df0ff8 │ │ │ │ + @ instruction: 0xf8dfc060 │ │ │ │ + ldrbtmi lr, [ip], #96 @ 0x60 │ │ │ │ + @ instruction: 0xf8dc44fe │ │ │ │ + bcs 16ca8 <__time64@plt+0x15460> │ │ │ │ + ldmdbmi r5, {r1, r3, r4, r8, sl, fp, ip, lr, pc} │ │ │ │ + @ instruction: 0xf10c3a01 │ │ │ │ + @ instruction: 0xf50c0304 │ │ │ │ + ldrbtmi r7, [r9], #-3202 @ 0xfffff37e │ │ │ │ + eoreq pc, r2, r1, asr r8 @ │ │ │ │ + @ instruction: 0xf8121e42 │ │ │ │ + @ instruction: 0xf8031f01 │ │ │ │ + strbmi r1, [r3, #-2817]! @ 0xfffff4ff │ │ │ │ + @ instruction: 0xf000d1f9 │ │ │ │ + bmi 38dc24 <__time64@plt+0x38c3dc> │ │ │ │ + ldrbtmi r2, [sl], #-1 │ │ │ │ + ldrdcc pc, [r4, -r2] │ │ │ │ + @ instruction: 0xf8c23b01 │ │ │ │ + stclt 1, cr3, [r8, #-16] │ │ │ │ + eorcs r4, r6, #9216 @ 0x2400 │ │ │ │ + tstcs r1, r9, lsl #16 │ │ │ │ + @ instruction: 0xf85e4478 │ │ │ │ + ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ + mcr 7, 1, pc, cr2, cr2, {7} @ │ │ │ │ + stclt 0, cr2, [r8, #-0] │ │ │ │ + andeq sp, r0, sl, asr sp │ │ │ │ + andeq r5, r0, r8, ror #10 │ │ │ │ + andeq sp, r0, sl, asr #28 │ │ │ │ + andeq sp, r0, r6, lsr #26 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq r3, r0, ip, ror #14 │ │ │ │ + stmdavc r3, {r4, r6, r8, ip, sp, pc} │ │ │ │ + stmdbmi r5, {r0, r1, r6, r8, ip, sp, pc} │ │ │ │ + ldrbtmi r2, [r9], #-513 @ 0xfffffdff │ │ │ │ + tstvc sl, fp, lsl #8 │ │ │ │ + svccc 0x0001f810 │ │ │ │ + mvnsle r2, r0, lsl #22 │ │ │ │ + svclt 0x00004770 │ │ │ │ + ldrdeq sp, [r0], -lr │ │ │ │ + stmdavc r3, {r4, r5, r6, r8, ip, sp, pc} │ │ │ │ + @ instruction: 0xf8dfb1c3 │ │ │ │ + ldrbtmi ip, [ip], #52 @ 0x34 │ │ │ │ + ldmdbvc sl, {r0, r1, r5, r6, sl, lr} │ │ │ │ + tstlt r2, r1, asr lr │ │ │ │ + @ instruction: 0xf8107119 │ │ │ │ + blcs 1e540 <__time64@plt+0x1ccf8> │ │ │ │ + @ instruction: 0x4770d1f6 │ │ │ │ + ldrbtmi r4, [r8], #-2055 @ 0xfffff7f9 │ │ │ │ + sha1c.32 , q8, │ │ │ │ + @ instruction: 0xf8131003 │ │ │ │ + cdpne 15, 5, cr2, cr1, cr1, {0} │ │ │ │ + andsvc fp, r9, r2, lsl #2 │ │ │ │ + mvnsle r4, r3, lsl #5 │ │ │ │ + svclt 0x00004770 │ │ │ │ + @ instruction: 0x0000dcbe │ │ │ │ + andeq sp, r0, r6, lsr #25 │ │ │ │ + ldrbtmi r4, [fp], #-2817 @ 0xfffff4ff │ │ │ │ + @ instruction: 0x47707818 │ │ │ │ + andeq sp, r0, r2, lsl #25 │ │ │ │ + ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + svceq 0x00d8f8cc │ │ │ │ + ldmdbmi pc, {r2, r3, r9, sl, lr}^ @ │ │ │ │ + addlt r4, r2, pc, asr sl │ │ │ │ + movwcs r4, #1145 @ 0x479 │ │ │ │ + mulgt r0, r0, r8 │ │ │ │ + ldrmi r4, [sp], -r6, lsl #12 │ │ │ │ + stmpl sl, {r3, r4, r7, r9, sl, lr} │ │ │ │ + ldmdavs r2, {r0, r1, r2, r3, r4, r9, sl, lr} │ │ │ │ + @ instruction: 0xf04f9201 │ │ │ │ + stmdavc r2!, {r9} │ │ │ │ + stmiane r1!, {r8, r9, ip, pc}^ │ │ │ │ + @ instruction: 0xf1bcb97a │ │ │ │ + subsle r0, r0, r0, lsl #30 │ │ │ │ + tstcs r0, r7, ror r3 │ │ │ │ + strcs r9, [r0, #-256] @ 0xffffff00 │ │ │ │ + ldmdavc sl!, {r0, r1, r3, r5, r9, sl, lr} │ │ │ │ + mulgt r0, r8, r8 │ │ │ │ + suble r2, r3, r0, lsl #20 │ │ │ │ + @ instruction: 0x4646463c │ │ │ │ + strbmi r4, [r2, #-1593]! @ 0xfffff9c7 │ │ │ │ + bcs 1702b10 <__time64@plt+0x17012c8> │ │ │ │ + bcs 1002a84 <__time64@plt+0x100123c> │ │ │ │ + bcs ac2a3c <__time64@plt+0xac11f4> │ │ │ │ + @ instruction: 0xf105d1ea │ │ │ │ + strmi r0, [pc], -r1, lsl #28 │ │ │ │ + stmdbeq lr, {r1, r2, r8, r9, fp, sp, lr, pc} │ │ │ │ + movwls r3, #769 @ 0x301 │ │ │ │ + stclpl 8, cr1, [r2], #900 @ 0x384 │ │ │ │ + bcs 16fb818 <__time64@plt+0x16f9fd0> │ │ │ │ + bcs 1002b7c <__time64@plt+0x1001334> │ │ │ │ + bcs abe658 <__time64@plt+0xabce10> │ │ │ │ + ldrbtmi sp, [r0], -r6, asr #2 │ │ │ │ + strbmi r4, [r2, #-1736]! @ 0xfffff938 │ │ │ │ + bcs 1002ae0 <__time64@plt+0x1001298> │ │ │ │ + strmi sp, [pc], -r1 │ │ │ │ + @ instruction: 0xf1bce7ec │ │ │ │ + @ instruction: 0xd1280f00 │ │ │ │ + bmi f56a14 <__time64@plt+0xf551cc> │ │ │ │ + ldrbtmi r4, [sl], #-2875 @ 0xfffff4c5 │ │ │ │ + ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ + subsmi r9, sl, r1, lsl #22 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + andlt sp, r2, r9, ror #2 │ │ │ │ + @ instruction: 0x87f0e8bd │ │ │ │ + strbtmi r4, [r9], -r2, ror #12 │ │ │ │ + @ instruction: 0xf7ff4620 │ │ │ │ + strmi pc, [r3], -r9, ror #27 │ │ │ │ + svccs 0x0000b968 │ │ │ │ + andls sp, r0, r8, ror #1 │ │ │ │ + @ instruction: 0xf898783a │ │ │ │ + bicslt ip, sl, r0 │ │ │ │ + @ instruction: 0xe7bb461d │ │ │ │ + svceq 0x0000f1bc │ │ │ │ + @ instruction: 0x2001d1b0 │ │ │ │ + blls 489cc <__time64@plt+0x47184> │ │ │ │ + stclpl 5, cr3, [r2], #4 │ │ │ │ + andgt pc, r5, r6, lsl r8 @ │ │ │ │ + movwcc lr, #6049 @ 0x17a1 │ │ │ │ + movwls r3, #1281 @ 0x501 │ │ │ │ + @ instruction: 0xf8165ce2 │ │ │ │ + ldr ip, [sl, r5] │ │ │ │ + movwcc r1, #7272 @ 0x1c68 │ │ │ │ + strmi r9, [r5], -r0, lsl #6 │ │ │ │ + andgt pc, r0, r6, lsl r8 @ │ │ │ │ + ldr r5, [r2, r2, ror #25] │ │ │ │ + svceq 0x0000f1bc │ │ │ │ + @ instruction: 0xe7e4d195 │ │ │ │ + svclt 0x00184562 │ │ │ │ + andle r1, sl, r0, ror r9 │ │ │ │ + svceq 0x0000f1bc │ │ │ │ + @ instruction: 0xf810d0bc │ │ │ │ + @ instruction: 0xf105cf01 │ │ │ │ + strbmi r0, [r2, #-3585]! @ 0xfffff1ff │ │ │ │ + ldrbtmi sp, [r5], -r5 │ │ │ │ + stclne 7, cr14, [r8], #-976 @ 0xfffffc30 │ │ │ │ + stmdaeq r0, {r1, r2, r8, r9, fp, sp, lr, pc} │ │ │ │ + @ instruction: 0xf105e78d │ │ │ │ + ldrbtmi r0, [r5], -r2, lsl #16 │ │ │ │ + @ instruction: 0xe78844b0 │ │ │ │ + ldmcc pc!, {r0, r2, r8, ip, sp, lr, pc}^ @ │ │ │ │ + ldrtmi r4, [r0], #1770 @ 0x6ea │ │ │ │ + @ instruction: 0x46204651 │ │ │ │ + svcls 0x0001f818 │ │ │ │ + @ instruction: 0xf7ff464a │ │ │ │ + stmdblt r0!, {r0, r2, r3, r4, r7, r8, sl, fp, ip, sp, lr, pc}^ │ │ │ │ + svceq 0x0000f1b9 │ │ │ │ + @ instruction: 0xf818d09c │ │ │ │ + ldrbmi r9, [r1], -r1, lsl #30 │ │ │ │ + strcc r4, [r1, #-1568] @ 0xfffff9e0 │ │ │ │ + @ instruction: 0xf7ff464a │ │ │ │ + stmdacs r0, {r0, r4, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ + strcc sp, [r1, #-242] @ 0xffffff0e │ │ │ │ + bl 1b56f0 <__time64@plt+0x1b3ea8> │ │ │ │ + @ instruction: 0xf8160805 │ │ │ │ + stclpl 0, cr12, [r2], #20 │ │ │ │ + @ instruction: 0xf7f2e755 │ │ │ │ + svclt 0x0000ecc6 │ │ │ │ + andeq r5, r0, r0, ror r4 │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + andeq r5, r0, r2, ror #7 │ │ │ │ + ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + svceq 0x00e0f8cc │ │ │ │ + subsle r2, lr, r0, lsl #16 │ │ │ │ + stmdavc r3, {r0, r3, r4, r7, r9, sl, lr} │ │ │ │ + blcs 20340 <__time64@plt+0x1eaf8> │ │ │ │ + movwcs sp, #89 @ 0x59 │ │ │ │ + @ instruction: 0x46907013 │ │ │ │ + blcs 2cb40 <__time64@plt+0x2b2f8> │ │ │ │ + @ instruction: 0x460fd053 │ │ │ │ + stmdavc r3!, {r0, r1, sp, lr, pc}^ │ │ │ │ + blcs 15cc0 <__time64@plt+0x14478> │ │ │ │ + ldrtmi sp, [r9], -sp, asr #32 │ │ │ │ + ldc 7, cr15, [r2], {242} @ 0xf2 │ │ │ │ + stmdacs r0, {r2, r9, sl, lr} │ │ │ │ + addmi sp, r6, #71 @ 0x47 │ │ │ │ + @ instruction: 0xf810d005 │ │ │ │ + blcs 16ddb5c <__time64@plt+0x16dc314> │ │ │ │ + blcs b3e7bc <__time64@plt+0xb3cf74> │ │ │ │ + ldrtmi sp, [r8], -sp, ror #3 │ │ │ │ + stcl 7, cr15, [r2, #-968]! @ 0xfffffc38 │ │ │ │ + stmdane r5!, {r1, r7, r9, sl, lr} │ │ │ │ + stcl 7, cr15, [r6, #-968] @ 0xfffffc38 │ │ │ │ + @ instruction: 0xf8146803 │ │ │ │ + @ instruction: 0xf833c00a │ │ │ │ + ldreq r2, [r2], #28 │ │ │ │ + @ instruction: 0xf815d506 │ │ │ │ + @ instruction: 0xf833cf01 │ │ │ │ + @ instruction: 0xf41ee01c │ │ │ │ + mvnsle r5, r0, lsl #30 │ │ │ │ + svceq 0x003df1bc │ │ │ │ + stmdavc sl!, {r0, r2, r4, r6, r7, r8, ip, lr, pc}^ │ │ │ │ + @ instruction: 0xf8333501 │ │ │ │ + streq r1, [pc], #18 @ eb98 <__time64@plt+0xd350> │ │ │ │ + @ instruction: 0xf815d505 │ │ │ │ + @ instruction: 0xf8332f01 │ │ │ │ + streq r1, [r8], #18 │ │ │ │ + bcs a03f8c <__time64@plt+0xa02744> │ │ │ │ + bcs 8be80c <__time64@plt+0x8bcfc4> │ │ │ │ + tstcs r1, ip, lsl #30 │ │ │ │ + eorle r2, r4, r0, lsl #2 │ │ │ │ + rsble r2, r2, r8, lsr #20 │ │ │ │ + subsle r2, r0, fp, asr sl │ │ │ │ + strtmi r7, [pc], -fp, lsr #16 │ │ │ │ + rsble r2, r2, r0, lsl #22 │ │ │ │ + blcs 16fb1ac <__time64@plt+0x16f9964> │ │ │ │ + blcs 1782d10 <__time64@plt+0x17814c8> │ │ │ │ + stmdbcc r1, {r0, r4, r6, r8, ip, lr, pc} │ │ │ │ + svccc 0x0001f817 │ │ │ │ + mvnsle r2, r0, lsl #22 │ │ │ │ + ldrtmi r4, [sp], -r9, lsr #12 │ │ │ │ + strcs lr, [r0, #-28] @ 0xffffffe4 │ │ │ │ + pop {r3, r5, r9, sl, lr} │ │ │ │ + blcs 1770ba8 <__time64@plt+0x176f360> │ │ │ │ + blcs b3e84c <__time64@plt+0xb3d004> │ │ │ │ + blcs 1702fc0 <__time64@plt+0x1701778> │ │ │ │ + @ instruction: 0xf817d03d │ │ │ │ + blcs 1e7fc <__time64@plt+0x1cfb4> │ │ │ │ + @ instruction: 0x4629d1f5 │ │ │ │ + stmdavc fp!, {r0, r2, r3, r5, r6, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ + orrlt r1, fp, #26880 @ 0x6900 │ │ │ │ + and r4, r3, pc, lsl #12 │ │ │ │ + svccc 0x0001f817 │ │ │ │ + rscle r2, r4, r0, lsl #22 │ │ │ │ + @ instruction: 0xd1f94293 │ │ │ │ + smladxcc r1, sp, r6, r4 │ │ │ │ + @ instruction: 0xf1091a6d │ │ │ │ + strbmi r3, [sp, #-2559] @ 0xfffff601 │ │ │ │ + svclt 0x00a84640 │ │ │ │ + strtmi r4, [sl], -sp, asr #12 │ │ │ │ + ldcl 7, cr15, [r0, #-968] @ 0xfffffc38 │ │ │ │ + adcmi r2, r6, #0, 6 │ │ │ │ + andcc pc, r5, r8, lsl #16 │ │ │ │ + @ instruction: 0xf814d206 │ │ │ │ + blcs b1dc40 <__time64@plt+0xb1c3f8> │ │ │ │ + @ instruction: 0xf104bf08 │ │ │ │ + strdle r3, [r3], -pc @ │ │ │ │ + blcs b2cd34 <__time64@plt+0xb2b4ec> │ │ │ │ + strcc fp, [r1, -r8, lsl #30] │ │ │ │ + @ instruction: 0xf7f24638 │ │ │ │ + ldrtmi lr, [r9], -ip, ror #25 │ │ │ │ + strtmi r1, [r0], -r2, asr #24 │ │ │ │ + bl ff44cc24 <__time64@plt+0xff44b3dc> │ │ │ │ + stmdavc fp!, {r6, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ + subscs r1, sp, #26880 @ 0x6900 │ │ │ │ + bicle r2, sp, r0, lsl #22 │ │ │ │ + strmi r4, [pc], -sp, lsl #12 │ │ │ │ + ldrdcc lr, [r1, -r4] │ │ │ │ + @ instruction: 0xf817e7ae │ │ │ │ + blcs 1e87c <__time64@plt+0x1d034> │ │ │ │ + strtmi sp, [r9], -r5, lsr #3 │ │ │ │ + stmdavc fp!, {r0, r2, r3, r5, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ + blcs 15e28 <__time64@plt+0x145e0> │ │ │ │ + eorcs sp, r9, #240 @ 0xf0 │ │ │ │ + @ instruction: 0x4629e7bc │ │ │ │ + svclt 0x0000e7c4 │ │ │ │ + svcmi 0x00f0e92d │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + ldrbeq pc, [r8, ip, asr #17] @ │ │ │ │ + stceq 6, cr15, [r4, #-692] @ 0xfffffd4c │ │ │ │ + strcs r4, [r0, -r5, lsl #12] │ │ │ │ + bmi fe8b34d0 <__time64@plt+0xfe8b1c88> │ │ │ │ + blmi fe8b38c0 <__time64@plt+0xfe8b2078> │ │ │ │ + @ instruction: 0xf8dd447a │ │ │ │ + strls r4, [r6], #-2088 @ 0xfffff7d8 │ │ │ │ + vhadd.s8 d25, d1, d1 │ │ │ │ + smlabbls r7, r9, r0, r3 │ │ │ │ + ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ + ldrbcc pc, [ip, sp, asr #17]! @ │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + stmdacc ip!, {r0, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf0009308 │ │ │ │ + mulvc r7, sp, sl │ │ │ │ + stmdavc fp!, {r2, r9, sl, lr} │ │ │ │ + @ instruction: 0xf0002b00 │ │ │ │ + bge 2ef164 <__time64@plt+0x2ed91c> │ │ │ │ + strcc pc, [r8, #577] @ 0x241 │ │ │ │ + bge 2b34f8 <__time64@plt+0x2b1cb0> │ │ │ │ + bls 734f8 <__time64@plt+0x71cb0> │ │ │ │ + @ instruction: 0xf1022b24 │ │ │ │ + eorsle r0, r2, r1, lsl #12 │ │ │ │ + strcc r9, [r2, -r2, lsl #20] │ │ │ │ + andsvc r4, r3, pc, lsr #5 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + blle 26ae54 <__time64@plt+0x26960c> │ │ │ │ + vmax.s8 d20, d1, d16 │ │ │ │ + strbmi r3, [r5], #-2184 @ 0xfffff778 │ │ │ │ + @ instruction: 0xf0004629 │ │ │ │ + adcsmi pc, sp, #626688 @ 0x99000 │ │ │ │ + @ instruction: 0x4604ddf9 │ │ │ │ + strtmi r9, [r0], -r2, lsl #18 │ │ │ │ + stc 7, cr15, [r8], {242} @ 0xf2 │ │ │ │ + mcrls 6, 0, r4, cr1, cr3, {1} │ │ │ │ + ldmdavc r3!, {r0, r8, r9, ip, pc}^ │ │ │ │ + bicsle r2, lr, r0, lsl #22 │ │ │ │ + @ instruction: 0x1c7919e3 │ │ │ │ + strtmi r2, [r0], -r0, lsl #4 │ │ │ │ + @ instruction: 0xf000701a │ │ │ │ + bmi 200d754 <__time64@plt+0x200bf0c> │ │ │ │ + ldrbtmi r4, [sl], #-2941 @ 0xfffff483 │ │ │ │ + ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ + ubfxcc pc, sp, #17, #29 │ │ │ │ + @ instruction: 0xf04f405a │ │ │ │ + @ instruction: 0xf0400300 │ │ │ │ + @ instruction: 0xf60d80ec │ │ │ │ + pop {r2, r8, sl, fp} │ │ │ │ + blls 72d20 <__time64@plt+0x714d8> │ │ │ │ + mulls r1, r3, r8 │ │ │ │ + svceq 0x007bf1b9 │ │ │ │ + addhi pc, sp, r0 │ │ │ │ + svceq 0x0028f1b9 │ │ │ │ + strbmi fp, [sl], r9, lsl #30 │ │ │ │ + beq 4aeb4 <__time64@plt+0x4966c> │ │ │ │ + fldmiaxne lr, {d9-d8} @ Deprecated │ │ │ │ + @ instruction: 0xf893bf08 │ │ │ │ + blls f2d8c <__time64@plt+0xf1544> │ │ │ │ + andeq pc, r0, #79 @ 0x4f │ │ │ │ + @ instruction: 0xf1b9701a │ │ │ │ + @ instruction: 0xf0000f00 │ │ │ │ + @ instruction: 0xf1ba80cb │ │ │ │ + ldrmi r0, [fp], r8, lsr #30 │ │ │ │ + @ instruction: 0x2329bf0c │ │ │ │ + @ instruction: 0x46a0237d │ │ │ │ + @ instruction: 0x469a4654 │ │ │ │ + @ instruction: 0x464e4633 │ │ │ │ + @ instruction: 0xb1144699 │ │ │ │ + @ instruction: 0xf0004556 │ │ │ │ + @ instruction: 0xf7f28087 │ │ │ │ + stmdavs r3, {r1, r5, sl, fp, sp, lr, pc} │ │ │ │ + @ instruction: 0xf8332e5f │ │ │ │ + vst4.8 {d3-d6}, [r3 :64], r6 │ │ │ │ + blx fece7ac4 <__time64@plt+0xfece627c> │ │ │ │ + b 140bbd4 <__time64@plt+0x140a38c> │ │ │ │ + svclt 0x00081353 │ │ │ │ + blcs 179d0 <__time64@plt+0x16188> │ │ │ │ + @ instruction: 0xf88bd17b │ │ │ │ + @ instruction: 0xf8996000 │ │ │ │ + @ instruction: 0xf80b6001 │ │ │ │ + @ instruction: 0xf1093f01 │ │ │ │ + tstlt lr, r1, lsl #6 │ │ │ │ + @ instruction: 0xe7e04699 │ │ │ │ + strbmi r4, [lr], -r4, asr #12 │ │ │ │ + blls 120850 <__time64@plt+0x11f008> │ │ │ │ + vldrle d2, [r5, #-0] │ │ │ │ + @ instruction: 0xf04f9a07 │ │ │ │ + @ instruction: 0xf8dd0a00 │ │ │ │ + @ instruction: 0xf1a2900c │ │ │ │ + strls r0, [r5], #-2820 @ 0xfffff4fc │ │ │ │ + @ instruction: 0x469b465c │ │ │ │ + svcne 0x0004f854 │ │ │ │ + @ instruction: 0xf7f24648 │ │ │ │ + stmdacs r0, {r1, r2, r6, r7, r9, fp, sp, lr, pc} │ │ │ │ + @ instruction: 0xf10ad03c │ │ │ │ + ldrbmi r0, [r3, #2561] @ 0xa01 │ │ │ │ + stcls 1, cr13, [r5], {244} @ 0xf4 │ │ │ │ + bicslt r9, fp, r6, lsl #22 │ │ │ │ + stmdals r3, {r3, r8, fp, ip, pc} │ │ │ │ + pkhbtmi r4, r2, r8, lsl #15 │ │ │ │ + @ instruction: 0xf7f2b1b0 │ │ │ │ + mcrrne 11, 15, lr, r3, cr12 │ │ │ │ + adcmi r4, pc, #520093696 @ 0x1f000000 │ │ │ │ + strtmi sp, [r0], -r9, lsl #22 │ │ │ │ + stmibcc r8, {r0, r6, r9, ip, sp, lr, pc} │ │ │ │ + strtmi r4, [r9], -sp, asr #8 │ │ │ │ + blx 4ae48 <__time64@plt+0x49600> │ │ │ │ + ldclle 2, cr4, [r9, #756]! @ 0x2f4 │ │ │ │ + ldrbmi r4, [r1], -r4, lsl #12 │ │ │ │ + @ instruction: 0xf7f24620 │ │ │ │ + @ instruction: 0xf8cdeb70 │ │ │ │ + strb r8, [r6, -r4]! │ │ │ │ + @ instruction: 0xf7f29803 │ │ │ │ + pkhbtmi lr, r2, ip, lsl #23 │ │ │ │ + @ instruction: 0xf7f2b3b0 │ │ │ │ + mcrrne 11, 14, lr, r3, cr0 │ │ │ │ + adcmi r4, pc, #520093696 @ 0x1f000000 │ │ │ │ + strtmi sp, [r0], -sp, ror #23 │ │ │ │ + stmibcc r8, {r0, r6, r9, ip, sp, lr, pc} │ │ │ │ + strtmi r4, [r9], -sp, asr #8 │ │ │ │ + @ instruction: 0xf9e4f000 │ │ │ │ + ble ffe5f940 <__time64@plt+0xffe5e0f8> │ │ │ │ + strbmi lr, [sl], r2, ror #15 │ │ │ │ + @ instruction: 0xf8931c9e │ │ │ │ + ldrb r9, [r8, -r2]! │ │ │ │ + @ instruction: 0x9c059b09 │ │ │ │ + eorge pc, sl, r3, asr r8 @ │ │ │ │ + svceq 0x0000f1ba │ │ │ │ + ldrbmi sp, [r0], -r0, asr #1 │ │ │ │ + bl ff0cce6c <__time64@plt+0xff0cb624> │ │ │ │ + ldrmi r1, [pc], #-3139 @ eea8 <__time64@plt+0xd660> │ │ │ │ + blle ff41f968 <__time64@plt+0xff41e120> │ │ │ │ + vmax.s8 d20, d1, d16 │ │ │ │ + strbmi r3, [sp], #-2440 @ 0xfffff678 │ │ │ │ + @ instruction: 0xf0004629 │ │ │ │ + adcmi pc, pc, #3260416 @ 0x31c000 │ │ │ │ + @ instruction: 0xe7c5daf9 │ │ │ │ + strbmi r4, [lr], -r4, asr #12 │ │ │ │ + stmdaeq r1, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0x4644e791 │ │ │ │ + ldrbtcc pc, [pc], r9, lsl #2 @ │ │ │ │ + str r4, [ip, r8, asr #13] │ │ │ │ + bne 1cf52dc <__time64@plt+0x1cf3a94> │ │ │ │ + stmdbeq r1, {r0, r1, r8, ip, sp, lr, pc} │ │ │ │ + tstpmi r4, #-805306368 @ p-variant is OBSOLETE @ 0xd0000000 │ │ │ │ + @ instruction: 0x4618469b │ │ │ │ + vst1.16 {d20-d22}, [pc], sl │ │ │ │ + @ instruction: 0xf7f2737a │ │ │ │ + ldrbmi lr, [r8], -r8, asr #21 │ │ │ │ + andge pc, r9, fp, lsl #16 │ │ │ │ + bl fe64cec0 <__time64@plt+0xfe64b678> │ │ │ │ + ldrmi r1, [pc], #-3139 @ eefc <__time64@plt+0xd6b4> │ │ │ │ + blle 25f9bc <__time64@plt+0x25e174> │ │ │ │ + vmax.s8 d20, d1, d16 │ │ │ │ + strbmi r3, [sp], #-2440 @ 0xfffff678 │ │ │ │ + @ instruction: 0xf0004629 │ │ │ │ + adcmi pc, pc, #2572288 @ 0x274000 │ │ │ │ + @ instruction: 0x4604daf9 │ │ │ │ + @ instruction: 0x46204659 │ │ │ │ + bl 34cee4 <__time64@plt+0x34b69c> │ │ │ │ + andhi pc, r4, sp, asr #17 │ │ │ │ + strmi lr, [r3], -r3, lsl #14 │ │ │ │ + str r2, [r5, -r1, lsl #2] │ │ │ │ + mcrcc 6, 0, r4, cr1, cr0, {5} │ │ │ │ + @ instruction: 0xf7f2e75f │ │ │ │ + svclt 0x0000eaac │ │ │ │ + andeq r5, r0, r8, asr #2 │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + strheq r5, [r0], -r6 │ │ │ │ + vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ + bl feb66148 <__time64@plt+0xfeb64900> │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ + stmdavc r4, {r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ + @ instruction: 0x4605b194 │ │ │ │ + bl 144cf20 <__time64@plt+0x144b6d8> │ │ │ │ + ldmdavs r3!, {r1, r2, r9, sl, lr} │ │ │ │ + andscc pc, r4, r3, lsr r8 @ │ │ │ │ + strle r0, [r5, #-1435] @ 0xfffffa65 │ │ │ │ + bl f4cf30 <__time64@plt+0xf4b6e8> │ │ │ │ + @ instruction: 0xf8536803 │ │ │ │ + eorvc r3, fp, r4, lsr #32 │ │ │ │ + svcmi 0x0001f815 │ │ │ │ + mvnsle r2, r0, lsl #24 │ │ │ │ + svclt 0x0000bd70 │ │ │ │ + vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ + bl feb66184 <__time64@plt+0xfeb6493c> │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ + stmdavc r4, {r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ + @ instruction: 0x4605b194 │ │ │ │ + bl cccf5c <__time64@plt+0xccb714> │ │ │ │ + ldmdavs r3!, {r1, r2, r9, sl, lr} │ │ │ │ + andscc pc, r4, r3, lsr r8 @ │ │ │ │ + strle r0, [r5, #-1499] @ 0xfffffa25 │ │ │ │ + bl 64cf6c <__time64@plt+0x64b724> │ │ │ │ + @ instruction: 0xf8536803 │ │ │ │ + eorvc r3, fp, r4, lsr #32 │ │ │ │ + svcmi 0x0001f815 │ │ │ │ + mvnsle r2, r0, lsl #24 │ │ │ │ + svclt 0x0000bd70 │ │ │ │ + vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ + bl feb661c0 <__time64@plt+0xfeb64978> │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ + stmdavc r6, {r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ + @ instruction: 0xb32e460d │ │ │ │ + @ instruction: 0xf7f24604 │ │ │ │ + stmdavs r2, {r2, r4, r8, r9, fp, sp, lr, pc} │ │ │ │ + and r4, r2, r4, lsl #13 │ │ │ │ + svcvs 0x0001f814 │ │ │ │ + @ instruction: 0xf832b1e6 │ │ │ │ + ldreq r3, [r8], #22 │ │ │ │ + stmdavc r2!, {r3, r4, r5, r6, r7, sl, ip, lr, pc} │ │ │ │ + @ instruction: 0x462bb1b2 │ │ │ │ + blcs 8cffc <__time64@plt+0x8b7b4> │ │ │ │ + svccs 0x0001f814 │ │ │ │ + mvnsle r2, r0, lsl #20 │ │ │ │ + andsvc r1, sl, r8, asr fp │ │ │ │ + and sp, sp, r3, lsl #2 │ │ │ │ + andsvc r3, sl, r1, lsl #16 │ │ │ │ + @ instruction: 0xf813d00a │ │ │ │ + @ instruction: 0xf8dc4d01 │ │ │ │ + @ instruction: 0xf8311000 │ │ │ │ + streq r1, [r9], #20 │ │ │ │ + ldcllt 4, cr13, [r0, #-976]! @ 0xfffffc30 │ │ │ │ + eorvc r2, fp, r0, lsl #6 │ │ │ │ + ldcllt 0, cr2, [r0, #-0] │ │ │ │ + ldrlt fp, [r0, #-400] @ 0xfffffe70 │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + svceq 0x00f8f8cc │ │ │ │ + strmi r7, [r4], -r3, lsl #16 │ │ │ │ + @ instruction: 0xf7f2b13b │ │ │ │ + stmdacc r1, {r3, r4, r5, r6, r7, r9, fp, sp, lr, pc} │ │ │ │ + blcs 2a60cc <__time64@plt+0x2a4884> │ │ │ │ + movwcs fp, #3844 @ 0xf04 │ │ │ │ + ldclt 4, cr5, [r0, #-140] @ 0xffffff74 │ │ │ │ + svclt 0x00004770 │ │ │ │ + vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ + bl feb66254 <__time64@plt+0xfeb64a0c> │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ + @ instruction: 0x46040ff0 │ │ │ │ + stmdavc r3, {r4, r8, ip, sp, pc} │ │ │ │ + @ instruction: 0x461cb913 │ │ │ │ + ldclt 6, cr4, [r8, #-128]! @ 0xffffff80 │ │ │ │ + b ff7cd034 <__time64@plt+0xff7cb7ec> │ │ │ │ + @ instruction: 0xf0003001 │ │ │ │ + strmi pc, [r5], -pc, asr #17 │ │ │ │ + strtmi r4, [r0], -r9, lsr #12 │ │ │ │ + @ instruction: 0xff9ef7ff │ │ │ │ + @ instruction: 0xf7ff4628 │ │ │ │ + ldmdbmi r2, {r0, r2, r3, r4, r5, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ + stmib r8, {r1, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmdbmi r0, {r3, r5, r8, ip, sp, pc} │ │ │ │ + ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ + stmib r2, {r1, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + strcs fp, [r1], #-2344 @ 0xfffff6d8 │ │ │ │ + @ instruction: 0xf0004628 │ │ │ │ + strtmi pc, [r0], -r7, ror #17 │ │ │ │ + stmdavc fp!, {r3, r4, r5, r8, sl, fp, ip, sp, pc} │ │ │ │ + tstle r2, pc, ror #22 │ │ │ │ + blcs 1bad25c <__time64@plt+0x1baba14> │ │ │ │ + stmdavc ip!, {r0, r1, r2, ip, lr, pc} │ │ │ │ + svclt 0x00083c31 │ │ │ │ + blx fed2d26c <__time64@plt+0xfed2ba24> │ │ │ │ + stmdbeq r4!, {r2, r7, sl, ip, sp, lr, pc}^ │ │ │ │ + stmiavc fp!, {r2, r3, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ + rscle r2, r8, r0, lsl #22 │ │ │ │ + svclt 0x0000e7f3 │ │ │ │ + andeq r2, r0, r6, ror #31 │ │ │ │ + andeq r2, r0, r2, ror #31 │ │ │ │ + vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ + bl feb662dc <__time64@plt+0xfeb64a94> │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ + @ instruction: 0x46040ff0 │ │ │ │ + stmdavc r3, {r4, r8, ip, sp, pc} │ │ │ │ + @ instruction: 0x461cb913 │ │ │ │ + ldclt 6, cr4, [r8, #-128]! @ 0xffffff80 │ │ │ │ + b fe6cd0bc <__time64@plt+0xfe6cb874> │ │ │ │ + @ instruction: 0xf0003001 │ │ │ │ + strmi pc, [r5], -fp, lsl #17 │ │ │ │ + strtmi r4, [r0], -r9, lsr #12 │ │ │ │ + @ instruction: 0xff5af7ff │ │ │ │ + @ instruction: 0xf7ff4628 │ │ │ │ + ldmdbmi r1, {r0, r3, r4, r5, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ + stmdb r4, {r1, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmdavc fp!, {r4, r5, r7, r8, ip, sp, pc} │ │ │ │ + andle r2, sp, lr, ror #22 │ │ │ │ + strtmi r4, [r8], -sp, lsl #18 │ │ │ │ + @ instruction: 0xf7f24479 │ │ │ │ + cmnlt r8, ip, lsr r9 │ │ │ │ + ldccc 8, cr7, [r0], #-176 @ 0xffffff50 │ │ │ │ + stmdavc ip!, {r3, r8, r9, sl, fp, ip, sp, pc}^ │ │ │ │ + vst3.32 @ instruction: 0xf484fab4 │ │ │ │ + and r0, r6, r4, ror #18 │ │ │ │ + blcs 1bed2e8 <__time64@plt+0x1bebaa0> │ │ │ │ + stmiavc fp!, {r1, r2, r3, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ + mvnle r2, r0, lsl #22 │ │ │ │ + strtmi r2, [r8], -r1, lsl #8 │ │ │ │ + @ instruction: 0xf892f000 │ │ │ │ + ldclt 6, cr4, [r8, #-128]! @ 0xffffff80 │ │ │ │ + andeq r1, r0, lr, lsl r7 │ │ │ │ + andeq r2, r0, r8, asr pc │ │ │ │ + @ instruction: 0x4604b510 │ │ │ │ + blcs 2ad16c <__time64@plt+0x2ab924> │ │ │ │ + blcs 37edc4 <__time64@plt+0x37d57c> │ │ │ │ + ldcleq 0, cr15, [pc], {3} │ │ │ │ + andcs fp, r1, r4, lsl pc │ │ │ │ + @ instruction: 0xf1bc2000 │ │ │ │ + svclt 0x000c0f00 │ │ │ │ + @ instruction: 0xf0002000 │ │ │ │ + mvnslt r0, r1 │ │ │ │ + ldrd pc, [r0], #-143 @ 0xffffff71 │ │ │ │ + ldrbtmi r2, [lr], #0 │ │ │ │ + tsteq r0, r0, lsr fp │ │ │ │ + ldmdale r6, {r1, r2, r4, r5, r8, r9, fp, sp} │ │ │ │ + andcs pc, r3, lr, lsl r9 @ │ │ │ │ + blle 499994 <__time64@plt+0x49814c> │ │ │ │ + svccc 0x0001f814 │ │ │ │ + blcs 2a01dc <__time64@plt+0x29e994> │ │ │ │ + blcs 37ee00 <__time64@plt+0x37d5b8> │ │ │ │ + ldcleq 0, cr15, [pc], {3} │ │ │ │ + andcs fp, r1, #20, 30 @ 0x50 │ │ │ │ + @ instruction: 0xf1bc2200 │ │ │ │ + svclt 0x000c0f00 │ │ │ │ + @ instruction: 0xf0022200 │ │ │ │ + bcs f9bc <__time64@plt+0xe174> │ │ │ │ + smlattlt r1, r4, r1, sp │ │ │ │ + ldclt 0, cr6, [r0, #-48] @ 0xffffffd0 │ │ │ │ + andeq r3, r0, lr │ │ │ │ + vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ + bl feb663cc <__time64@plt+0xfeb64b84> │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ + stmdbmi sl, {r3, r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ + andcs r2, r1, r6, lsr #4 │ │ │ │ + @ instruction: 0xf7f24479 │ │ │ │ + stmdacs r0, {r1, r2, r3, r4, r5, r6, r9, fp, sp, lr, pc} │ │ │ │ + blmi 205e08 <__time64@plt+0x2045c0> │ │ │ │ + ldmdavs r8, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ + @ instruction: 0xf642b128 │ │ │ │ + vaddw.s8 q11, q0, d9 │ │ │ │ + @ instruction: 0xf7f20102 │ │ │ │ + andcs lr, r1, sl, lsl #21 │ │ │ │ + b 44d1c4 <__time64@plt+0x44b97c> │ │ │ │ + andeq r2, r0, r4, lsr #29 │ │ │ │ + andeq lr, r0, ip, lsl #10 │ │ │ │ + ldrbtmi r4, [fp], #-2817 @ 0xfffff4ff │ │ │ │ + @ instruction: 0x47706018 │ │ │ │ + andeq lr, r0, sl, ror #9 │ │ │ │ + vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ + bl feb66418 <__time64@plt+0xfeb64bd0> │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ + @ instruction: 0xf7f20ff8 │ │ │ │ + smlabtlt r0, lr, r9, lr │ │ │ │ + @ instruction: 0xf7ffbd08 │ │ │ │ + svclt 0x0000ffcd │ │ │ │ + vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ + bl feb66434 <__time64@plt+0xfeb64bec> │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ + @ instruction: 0xf7f20ff8 │ │ │ │ + smlabblt r0, ip, r8, lr │ │ │ │ + @ instruction: 0xf7ffbd08 │ │ │ │ + svclt 0x0000ffbf │ │ │ │ + vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ + bl feb66450 <__time64@plt+0xfeb64c08> │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ + @ instruction: 0xb1180ff8 │ │ │ │ + stmdb lr!, {r1, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stclt 1, cr11, [r8, #-160] @ 0xffffff60 │ │ │ │ + @ instruction: 0x4008e8bd │ │ │ │ + @ instruction: 0xf7ff4608 │ │ │ │ + @ instruction: 0xf7ffbfd3 │ │ │ │ + svclt 0x0000ffab │ │ │ │ + @ instruction: 0xf7f2b108 │ │ │ │ + ldrbmi fp, [r0, -r9, asr #17]! │ │ │ │ + ldrlt fp, [r0, #-392] @ 0xfffffe78 │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + svceq 0x00f8f8cc │ │ │ │ + @ instruction: 0xf7f24604 │ │ │ │ + andcc lr, r1, lr, asr #19 │ │ │ │ + @ instruction: 0xffbef7ff │ │ │ │ + pop {r0, r5, r9, sl, lr} │ │ │ │ + @ instruction: 0xf7f24010 │ │ │ │ + @ instruction: 0x4770b95d │ │ │ │ + svcmi 0x00f0e92d │ │ │ │ + stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ + cdpmi 4, 2, cr15, cr0, cr15, {2} │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + vmlaeq.f64 d14, d30, d28 │ │ │ │ + stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + ldrshle r4, [r9, #84]! @ 0x54 │ │ │ │ + ldceq 8, cr15, [r0], #-312 @ 0xfffffec8 │ │ │ │ + bmi fe2e0b24 <__time64@plt+0xfe2df2dc> │ │ │ │ + stcmi 5, cr15, [r0, #-692]! @ 0xfffffd4c │ │ │ │ + addlt r4, r3, sl, lsl #23 │ │ │ │ + @ instruction: 0xf50d447a │ │ │ │ + strmi r4, [lr], -r0, lsr #8 │ │ │ │ + @ instruction: 0x212f3404 │ │ │ │ + ldmpl r3, {r0, r2, r9, sl, lr}^ │ │ │ │ + eorvs r6, r3, fp, lsl r8 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + stmib sl!, {r1, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf0002800 │ │ │ │ + stmdavc fp!, {r0, r1, r4, r5, r6, r7, pc} │ │ │ │ + @ instruction: 0xf0002b2f │ │ │ │ + stmdavc fp!, {r0, r1, r2, r4, r5, r7, pc} │ │ │ │ + @ instruction: 0xf0002b2f │ │ │ │ + stmdavc fp!, {r2, r4, r6, r7, pc} │ │ │ │ + bmi 4c73c <__time64@plt+0x4aef4> │ │ │ │ + beq 24b734 <__time64@plt+0x249eec> │ │ │ │ + svclt 0x00042b2f │ │ │ │ + stmdami r0, {r0, r2, r3, r8, sl, ip, sp, lr, pc} │ │ │ │ + stmdaeq r4, {r3, r8, ip, sp, lr, pc} │ │ │ │ + sbcshi pc, sl, r0 │ │ │ │ + stmdaeq r4, {r1, r3, r5, r7, r8, ip, sp, lr, pc} │ │ │ │ + tstppl r0, pc, asr #8 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xf7f24640 │ │ │ │ + stmdacs r0, {r1, r2, r3, r5, r6, r8, fp, sp, lr, pc} │ │ │ │ + sbcshi pc, r0, r0 │ │ │ │ + @ instruction: 0xf7f24640 │ │ │ │ + @ instruction: 0x4604e97a │ │ │ │ + @ instruction: 0xf7f24628 │ │ │ │ + strmi lr, [r4], #-2422 @ 0xfffff68a │ │ │ │ + @ instruction: 0xf1041ca0 │ │ │ │ + @ instruction: 0xf7ff0b01 │ │ │ │ + @ instruction: 0xf81aff63 │ │ │ │ + strmi sl, [r1], r4, lsl #24 │ │ │ │ + svceq 0x0000f1ba │ │ │ │ + adcshi pc, r1, r0 │ │ │ │ + @ instruction: 0xf7f24641 │ │ │ │ + @ instruction: 0x232fe884 │ │ │ │ + andvc r4, r3, r9, lsr #12 │ │ │ │ + @ instruction: 0xf7f23001 │ │ │ │ + @ instruction: 0xf1bbe8fa │ │ │ │ + svclt 0x00dc0f00 │ │ │ │ + eorsvc r2, r3, r0, lsl #6 │ │ │ │ + bl 146948 <__time64@plt+0x145100> │ │ │ │ + strcs r0, [r0], #-9 │ │ │ │ + @ instruction: 0xf10d464b │ │ │ │ + strtmi r0, [r5], -r8, lsl #24 │ │ │ │ + @ instruction: 0x461a7819 │ │ │ │ + stmdbcs pc!, {r0, r8, r9, ip, sp} @ │ │ │ │ + ldmdavc r9, {r0, r3, r8, ip, lr, pc} │ │ │ │ + stcpl 8, cr15, [r1], {3} │ │ │ │ + svclt 0x001e292f │ │ │ │ + orreq lr, r4, ip, lsl #22 │ │ │ │ + @ instruction: 0xf8413401 │ │ │ │ + addmi r3, r2, #4, 24 @ 0x400 │ │ │ │ + stccs 1, cr13, [r0], {238} @ 0xee │ │ │ │ + adchi pc, r2, r0 │ │ │ │ + stceq 1, cr15, [r8], {13} │ │ │ │ + strbtmi r1, [fp], r5, ror #28 │ │ │ │ + stmdaeq r4, {r2, r3, r5, r7, r8, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf04f4669 │ │ │ │ + strd r3, [r5], -pc @ │ │ │ │ + stmdblt r0, {r3, r4, r6, fp, ip, sp, lr}^ │ │ │ │ + andcc r6, r1, #8 │ │ │ │ + eorle r4, r2, sl, lsr #5 │ │ │ │ + svccc 0x0004f851 │ │ │ │ + stmdacs lr!, {r3, r4, fp, ip, sp, lr} │ │ │ │ + ldmdavc r8, {r2, r4, r5, r6, r7, ip, lr, pc} │ │ │ │ + mvnsle r2, lr, lsr #16 │ │ │ │ + stmdacs lr!, {r3, r4, r6, fp, ip, sp, lr} │ │ │ │ + ldmvc fp, {r0, r4, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ + mvnle r2, r0, lsl #22 │ │ │ │ + mrrcne 0, 0, r6, r0, cr11 │ │ │ │ + rscle r4, sl, r3, lsl r6 │ │ │ │ + and r4, r1, r8, lsl #12 │ │ │ │ + mvnle r3, #1024 @ 0x400 │ │ │ │ + stc 8, cr15, [r4, #-320] @ 0xfffffec0 │ │ │ │ + svceq 0x0000f1be │ │ │ │ + bl 3437e4 <__time64@plt+0x341f9c> │ │ │ │ + andcc r0, r1, #201326594 @ 0xc000002 │ │ │ │ + adcmi r2, sl, #0 │ │ │ │ + stceq 8, cr15, [r4], {67} @ 0x43 │ │ │ │ + @ instruction: 0xf1a8d1dc │ │ │ │ + svccc 0x00010804 │ │ │ │ + stmeq r4, {r3, r8, r9, fp, sp, lr, pc} │ │ │ │ + beq c0b55c <__time64@plt+0xc09d14> │ │ │ │ + eorsvc r2, r5, r0, lsl #10 │ │ │ │ + svcmi 0x0004f85b │ │ │ │ + strtmi fp, [r0], -ip, lsr #3 │ │ │ │ + ldm ip!, {r1, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + adcsmi r4, r8, #40, 8 @ 0x28000000 │ │ │ │ + @ instruction: 0x4630da11 │ │ │ │ + @ instruction: 0xf7f23501 │ │ │ │ + @ instruction: 0x4603e8f6 │ │ │ │ + strtmi r3, [r1], -r1 │ │ │ │ + @ instruction: 0xf8064430 │ │ │ │ + @ instruction: 0xf7f2a003 │ │ │ │ + strtmi lr, [r0], -r8, lsl #17 │ │ │ │ + stmia sl!, {r1, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldrbmi r4, [r8, #1029] @ 0x405 │ │ │ │ + @ instruction: 0xf1b9d1e4 │ │ │ │ + andsle r0, r1, r0, lsl #30 │ │ │ │ + @ instruction: 0xf7f14648 │ │ │ │ + ldrd lr, [sp], -r4 │ │ │ │ + blcs 2d618 <__time64@plt+0x2bdd0> │ │ │ │ + svcge 0x0045f47f │ │ │ │ + stmdbmi r2!, {r1, r3, r4, r5, r6, r9, sl, fp, ip} │ │ │ │ + @ instruction: 0x46304437 │ │ │ │ + @ instruction: 0xf7f24479 │ │ │ │ + movwcs lr, #2344 @ 0x928 │ │ │ │ + stccc 8, cr15, [r1], {7} │ │ │ │ + @ instruction: 0xf50d4a1e │ │ │ │ + blmi 6df90c <__time64@plt+0x6de0c4> │ │ │ │ + ldrbtmi r3, [sl], #-260 @ 0xfffffefc │ │ │ │ + ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ + subsmi r6, sl, fp, lsl #16 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + ldrtmi sp, [r0], -r6, lsr #2 │ │ │ │ + stcmi 5, cr15, [r0, #-52]! @ 0xffffffcc │ │ │ │ + pop {r0, r1, ip, sp, pc} │ │ │ │ + stmdavc fp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc}^ │ │ │ │ + @ instruction: 0xf47f2b2e │ │ │ │ + stmiavc fp!, {r3, r5, r8, r9, sl, fp, sp, pc} │ │ │ │ + sbcsle r2, fp, r0, lsl #22 │ │ │ │ + strtmi lr, [r9], -r3, lsr #14 │ │ │ │ + stmda lr, {r1, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + svceq 0x0000f1bb │ │ │ │ + @ instruction: 0xf886bfd8 │ │ │ │ + @ instruction: 0xf73fa000 │ │ │ │ + @ instruction: 0xe7c7af54 │ │ │ │ + @ instruction: 0xf80a2300 │ │ │ │ + str r3, [fp, -r4, lsl #24]! │ │ │ │ + ldrtmi r1, [r7], #-3706 @ 0xfffff186 │ │ │ │ + strtmi r4, [r9], -r4, lsl #12 │ │ │ │ + @ instruction: 0xf7f24630 │ │ │ │ + @ instruction: 0xf807e8f4 │ │ │ │ + strb r4, [fp, r1, lsl #24] │ │ │ │ + svc 0x00ccf7f1 │ │ │ │ + @ instruction: 0xe7b27034 │ │ │ │ + andeq r4, r0, r8, lsr #22 │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + andeq r2, r0, ip, lsr #24 │ │ │ │ + andeq r4, r0, sl, ror #18 │ │ │ │ + svcmi 0x00f0e92d │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + mcrreq 8, 4, pc, r0, cr12 @ │ │ │ │ + ldrmi r4, [r0], r4, lsl #12 │ │ │ │ + bmi 16e0d68 <__time64@plt+0x16df520> │ │ │ │ + @ instruction: 0xf5ad4b5b │ │ │ │ + ldrbtmi r5, [sl], #-3328 @ 0xfffff300 │ │ │ │ + @ instruction: 0xf50db087 │ │ │ │ + strmi r5, [sp], -r0, lsl #12 │ │ │ │ + tstcs r1, r4, lsl r6 │ │ │ │ + ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ + @ instruction: 0xf04f6033 │ │ │ │ + @ instruction: 0xf7ff0300 │ │ │ │ + stmdacs r0, {r0, r4, r5, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdavc r2!, {r3, r4, r5, r6, ip, lr, pc} │ │ │ │ + bcs 20d70 <__time64@plt+0x1f528> │ │ │ │ + strcs sp, [r0], -ip, rrx │ │ │ │ + stmdbge r5, {r1, r2, r8, r9, fp, sp, pc} │ │ │ │ + @ instruction: 0x910146b1 │ │ │ │ + strcc lr, [r2, #-2509] @ 0xfffff633 │ │ │ │ + ldclne 0, cr14, [r3], #-40 @ 0xffffffd8 │ │ │ │ + @ instruction: 0x46a355ba │ │ │ │ + @ instruction: 0x462c461e │ │ │ │ + andls pc, r3, r7, lsl #16 │ │ │ │ + mulcs r1, fp, r8 │ │ │ │ + subsle r2, r8, r0, lsl #20 │ │ │ │ + bcs 916714 <__time64@plt+0x914ecc> │ │ │ │ + @ instruction: 0xf894d1f1 │ │ │ │ + @ instruction: 0xf1bbb001 │ │ │ │ + svclt 0x00040f7b │ │ │ │ + @ instruction: 0xf04f1ca5 │ │ │ │ + andle r0, r8, r0, lsl #20 │ │ │ │ + svceq 0x0028f1bb │ │ │ │ + @ instruction: 0xf04fbf13 │ │ │ │ + vstmiane r5!, {s0-s-1} │ │ │ │ + beq 8b6e0 <__time64@plt+0x89e98> │ │ │ │ + blls a10f4 <__time64@plt+0x9f8ac> │ │ │ │ + stcls 8, cr15, [r4], {3} │ │ │ │ + stmda r4!, {r1, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + svceq 0x0000f1ba │ │ │ │ + @ instruction: 0xf8d04623 │ │ │ │ + ldrbmi ip, [ip], -r0 │ │ │ │ + svclt 0x00149901 │ │ │ │ + cdpeq 0, 2, cr15, cr9, cr15, {2} │ │ │ │ + cdpeq 0, 7, cr15, cr13, cr15, {2} │ │ │ │ + mul r7, fp, r6 │ │ │ │ + ldrbmi fp, [r3, #-268]! @ 0xfffffef4 │ │ │ │ + blcs c0373c <__time64@plt+0xc01ef4> │ │ │ │ + andvc sp, fp, r9, lsl r0 │ │ │ │ + svcls 0x0001f801 │ │ │ │ + strtmi r7, [sl], fp, lsr #16 │ │ │ │ + blcs 89c9e8 <__time64@plt+0x89b1a0> │ │ │ │ + blcs 9ff248 <__time64@plt+0x9fda00> │ │ │ │ + subeq lr, r3, #12, 22 @ 0x3000 │ │ │ │ + andcs fp, r1, r4, lsl pc │ │ │ │ + blcs 175f4 <__time64@plt+0x15dac> │ │ │ │ + andcs fp, r0, ip, lsl #30 │ │ │ │ + andeq pc, r1, r0 │ │ │ │ + vmov.i16 , #162 @ 0x00a2 │ │ │ │ + @ instruction: 0xf0821240 │ │ │ │ + andmi r0, r2, #268435456 @ 0x10000000 │ │ │ │ + ldrbmi sp, [ip], -r0, ror #3 │ │ │ │ + blcc ba38 <__time64@plt+0xa1f0> │ │ │ │ + @ instruction: 0xf7f19801 │ │ │ │ + strmi lr, [r5], -r2, asr #31 │ │ │ │ + @ instruction: 0xf7f2b350 │ │ │ │ + strmi lr, [r6], #-2054 @ 0xfffff7fa │ │ │ │ + ble 7e0ce4 <__time64@plt+0x7df49c> │ │ │ │ + mulcs r1, fp, r8 │ │ │ │ + bcs 20f7c <__time64@plt+0x1f734> │ │ │ │ + stcls 1, cr13, [r3, #-664] @ 0xfffffd68 │ │ │ │ + ldrtmi r4, [r9], -r2, asr #12 │ │ │ │ + @ instruction: 0xf7f24628 │ │ │ │ + ldrtmi lr, [r8], -sl, asr #16 │ │ │ │ + mrc2 7, 0, pc, cr8, cr15, {7} │ │ │ │ + @ instruction: 0xf50d4a16 │ │ │ │ + blmi 523a48 <__time64@plt+0x522200> │ │ │ │ + ldrbtmi r3, [sl], #-276 @ 0xfffffeec │ │ │ │ + ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ + subsmi r6, sl, fp, lsl #16 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + @ instruction: 0xf50dd11a │ │ │ │ + andlt r5, r7, r0, lsl #26 │ │ │ │ + svchi 0x00f0e8bd │ │ │ │ + ldrtmi r4, [r8], -r9, lsr #12 │ │ │ │ + @ instruction: 0xf7f14654 │ │ │ │ + str lr, [r1, r4, ror #30] │ │ │ │ + andeq lr, r4, #175104 @ 0x2ac00 │ │ │ │ + ldrmi r3, [r6], #-513 @ 0xfffffdff │ │ │ │ + blle ff4e0d3c <__time64@plt+0xff4df4f4> │ │ │ │ + ldrtmi r4, [r8], -r1, lsr #12 │ │ │ │ + @ instruction: 0xf7f24654 │ │ │ │ + ldrb lr, [r5, -r8, lsr #17]! │ │ │ │ + @ instruction: 0x46d3465c │ │ │ │ + ldr r4, [pc, sl, lsr #13]! │ │ │ │ + mrc 7, 7, APSR_nzcv, cr10, cr1, {7} │ │ │ │ + andeq r4, r0, sl, asr #17 │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + andeq r4, r0, lr, lsr #15 │ │ │ │ + mvnsmi lr, sp, lsr #18 │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + ldceq 8, cr15, [r0], {76} @ 0x4c │ │ │ │ + ldmdbmi r7, {r0, r2, r3, r9, sl, lr}^ │ │ │ │ + @ instruction: 0xf5ad4b57 │ │ │ │ + ldrbtmi r4, [r9], #-3456 @ 0xfffff280 │ │ │ │ + mrcge 0, 0, fp, cr14, cr14, {4} │ │ │ │ + strmi pc, [r0], #1293 @ 0x50d │ │ │ │ + @ instruction: 0xf44f1f37 │ │ │ │ + stmiapl fp, {r9, ip, lr}^ │ │ │ │ + ldrbtcc r4, [r4], #-1593 @ 0xfffff9c7 │ │ │ │ + eorvs r6, r3, fp, lsl r8 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + @ instruction: 0xff06f7ff │ │ │ │ + ldrtmi r4, [r8], -r9, ror #12 │ │ │ │ + mrc 7, 1, APSR_nzcv, cr12, cr1, {7} │ │ │ │ + cmple pc, r0, lsl #16 │ │ │ │ + eorsle r2, sp, r0, lsl #26 │ │ │ │ + @ instruction: 0x46282172 │ │ │ │ + svc 0x0098f7f1 │ │ │ │ + @ instruction: 0x46802177 │ │ │ │ + @ instruction: 0xf7f14628 │ │ │ │ + mcrne 15, 0, lr, cr4, cr4, {4} │ │ │ │ + strcs fp, [r1], #-3864 @ 0xfffff0e8 │ │ │ │ + stmdaeq r0, {r3, r4, r5, r7, r8, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf04fbf18 │ │ │ │ + cmncs r8, r1, lsl #16 │ │ │ │ + strtmi r0, [r8], -r4, rrx │ │ │ │ + svc 0x0086f7f1 │ │ │ │ + streq lr, [r8], #2628 @ 0xa44 │ │ │ │ + cmncs r4, r3, lsl #12 │ │ │ │ + blcs 20fe0 <__time64@plt+0x1f798> │ │ │ │ + @ instruction: 0xf044bf18 │ │ │ │ + @ instruction: 0xf7f10401 │ │ │ │ + @ instruction: 0xf856ef7c │ │ │ │ + @ instruction: 0xf4033c68 │ │ │ │ + @ instruction: 0xb3a84380 │ │ │ │ + strvc pc, [r0], #1092 @ 0x444 │ │ │ │ + @ instruction: 0xf7f1b3a3 │ │ │ │ + @ instruction: 0xf856ee44 │ │ │ │ + @ instruction: 0xf0043c60 │ │ │ │ + addsmi r0, r8, #4, 10 @ 0x1000000 │ │ │ │ + tstlt sp, lr, lsr #2 │ │ │ │ + stclcc 8, cr15, [r8], #-344 @ 0xfffffea8 │ │ │ │ + strle r0, [r7, #-1497]! @ 0xfffffa27 │ │ │ │ + strle r0, [r3, #-1954] @ 0xfffff85e │ │ │ │ + stclcc 8, cr15, [r8], #-344 @ 0xfffffea8 │ │ │ │ + strle r0, [r1, #-1563]! @ 0xfffff9e5 │ │ │ │ + ldrtle r0, [r9], #-2021 @ 0xfffff81b │ │ │ │ + strpl pc, [r1], #-1293 @ 0xfffffaf3 │ │ │ │ + andpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ + @ instruction: 0x46383434 │ │ │ │ + @ instruction: 0xf7ff4621 │ │ │ │ + strtmi pc, [r0], -r5, lsl #27 │ │ │ │ + stc2l 7, cr15, [lr, #-1020]! @ 0xfffffc04 │ │ │ │ + @ instruction: 0xf50d4a25 │ │ │ │ + blmi 8dfda4 <__time64@plt+0x8de55c> │ │ │ │ + ldrbtmi r3, [sl], #-372 @ 0xfffffe8c │ │ │ │ + ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ + subsmi r6, sl, fp, lsl #16 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + @ instruction: 0xf50dd137 │ │ │ │ + andslt r4, lr, r0, lsl #27 │ │ │ │ + ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ + sbcle r2, sl, r0, lsl #22 │ │ │ │ + strb r2, [r9, r0]! │ │ │ │ + svc 0x0072f7f1 │ │ │ │ + mrrccc 8, 5, pc, ip, cr6 @ │ │ │ │ + mulsle r6, r8, r2 │ │ │ │ + @ instruction: 0xf856b11d │ │ │ │ + ldrbeq r3, [sp, -r8, ror #24] │ │ │ │ + @ instruction: 0x07a0d5f2 │ │ │ │ + @ instruction: 0xf856d503 │ │ │ │ + ldreq r3, [r9, r8, ror #24] │ │ │ │ + strbeq sp, [r2, ip, ror #11]! │ │ │ │ + @ instruction: 0xf856d5ca │ │ │ │ + ldrbeq r3, [fp, r8, ror #24] │ │ │ │ + strb sp, [r5, r6, asr #9]! │ │ │ │ + stclcc 8, cr15, [r8], #-344 @ 0xfffffea8 │ │ │ │ + strble r0, [r1], #1628 @ 0x65c │ │ │ │ + tstlt sp, r0, ror #15 │ │ │ │ + stclcc 8, cr15, [r8], #-344 @ 0xfffffea8 │ │ │ │ + ldrble r0, [fp, #1688] @ 0x698 │ │ │ │ + strle r0, [r3, #-1953] @ 0xfffff85f │ │ │ │ + stclcc 8, cr15, [r8], #-344 @ 0xfffffea8 │ │ │ │ + ldrble r0, [r5, #1754] @ 0x6da │ │ │ │ + ldrle r0, [r3, #2019]! @ 0x7e3 │ │ │ │ + stclcc 8, cr15, [r8], #-344 @ 0xfffffea8 │ │ │ │ + strtle r0, [pc], #1822 @ f824 <__time64@plt+0xdfdc> │ │ │ │ + @ instruction: 0xf7f1e7ce │ │ │ │ + svclt 0x0000ee30 │ │ │ │ + andeq r4, r0, r2, lsr #14 │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + andeq r4, r0, r2, asr r6 │ │ │ │ + svcmi 0x00f0e92d │ │ │ │ + stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ + cdpmi 4, 0, cr15, cr0, cr15, {2} │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + vmlaeq.f64 d14, d30, d28 │ │ │ │ + stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + ldrshle r4, [r9, #84]! @ 0x54 │ │ │ │ + mcrreq 8, 4, pc, r0, cr14 @ │ │ │ │ + bmi fe3610b4 <__time64@plt+0xfe35f86c> │ │ │ │ + stcmi 5, cr15, [r0, #-692] @ 0xfffffd4c │ │ │ │ + addlt r4, r7, ip, lsl #23 │ │ │ │ + @ instruction: 0x460e447a │ │ │ │ + strmi pc, [r0], #-1293 @ 0xfffffaf3 │ │ │ │ + ldrcc r2, [r4], #-318 @ 0xfffffec2 │ │ │ │ + ldmpl r3, {r0, r1, r2, r9, sl, lr}^ │ │ │ │ + ldmdavs fp, {r4, r5, r9, sl, lr} │ │ │ │ + @ instruction: 0xf04f6023 │ │ │ │ + @ instruction: 0xf7f10300 │ │ │ │ + mcrne 14, 0, lr, cr4, cr14, {6} │ │ │ │ + teqpeq ip, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ + strcs fp, [r1], #-3864 @ 0xfffff0e8 │ │ │ │ + @ instruction: 0xf7f14630 │ │ │ │ + stmdacs r0, {r1, r2, r4, r6, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ + movwcs fp, #3852 @ 0xf0c │ │ │ │ + movweq pc, #4100 @ 0x1004 @ │ │ │ │ + @ instruction: 0xb12db9eb │ │ │ │ + @ instruction: 0x4682783b │ │ │ │ + eorle r2, ip, lr, lsr #22 │ │ │ │ + @ instruction: 0xd12d2b2f │ │ │ │ + @ instruction: 0xf50d4a7a │ │ │ │ + blmi 1e1fcb8 <__time64@plt+0x1e1e470> │ │ │ │ + ldrbtmi r3, [sl], #-276 @ 0xfffffeec │ │ │ │ + ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ + subsmi r6, sl, fp, lsl #16 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + rschi pc, r2, r0, asr #32 │ │ │ │ + @ instruction: 0x46384631 │ │ │ │ + stcmi 5, cr15, [r0, #-52] @ 0xffffffcc │ │ │ │ + pop {r0, r1, r2, ip, sp, pc} │ │ │ │ + @ instruction: 0xf7ff4ff0 │ │ │ │ + andcs fp, r0, r1, ror #29 │ │ │ │ + @ instruction: 0xf50d4a6f │ │ │ │ + blmi 1b1fce8 <__time64@plt+0x1b1e4a0> │ │ │ │ + ldrbtmi r3, [sl], #-276 @ 0xfffffeec │ │ │ │ + ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ + subsmi r6, sl, fp, lsl #16 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + sbchi pc, sl, r0, asr #32 │ │ │ │ + stcmi 5, cr15, [r0, #-52] @ 0xffffffcc │ │ │ │ + pop {r0, r1, r2, ip, sp, pc} │ │ │ │ + ldmdavc fp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc}^ │ │ │ │ + sbcsle r2, r1, pc, lsr #22 │ │ │ │ + bleq 54bd44 <__time64@plt+0x54a4fc> │ │ │ │ + @ instruction: 0xf6414629 │ │ │ │ + @ instruction: 0x465872ff │ │ │ │ + mrc 7, 6, APSR_nzcv, cr8, cr1, {7} │ │ │ │ + orrpl pc, r0, #54525952 @ 0x3400000 │ │ │ │ + stmdbmi r0!, {r3, r4, r8, r9, ip, sp}^ │ │ │ │ + @ instruction: 0xf04f4658 │ │ │ │ + ldrbtmi r0, [r9], #-2304 @ 0xfffff700 │ │ │ │ + svcls 0x00fbf883 │ │ │ │ + svc 0x0026f7f1 │ │ │ │ + strmi r4, [r5], -r0, lsl #13 │ │ │ │ + stmdavc r5, {r4, r8, ip, sp, pc} │ │ │ │ + blls 8d960 <__time64@plt+0x8c118> │ │ │ │ + @ instruction: 0x46d94b59 │ │ │ │ + strbmi r2, [r8], -r4, lsr #2 │ │ │ │ + movwls r4, #13435 @ 0x347b │ │ │ │ + bicmi pc, r0, #54525952 @ 0x3400000 │ │ │ │ + tstcc r4, #187695104 @ 0xb300000 │ │ │ │ + ldrtmi r9, [fp], -r2, lsl #6 │ │ │ │ + ldrbmi r4, [r7], -r6, lsr #12 │ │ │ │ + ldrmi r4, [sl], r4, asr #12 │ │ │ │ + mcr 7, 3, pc, cr14, cr1, {7} @ │ │ │ │ + @ instruction: 0xf50db330 │ │ │ │ + strbmi r4, [r8], -r0, lsl #17 │ │ │ │ + ldmdaeq r4, {r3, r8, ip, sp, lr, pc} │ │ │ │ + andpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ + @ instruction: 0xf7ff4641 │ │ │ │ + smlawtcs r4, r5, sp, pc @ │ │ │ │ + @ instruction: 0xf7f14640 │ │ │ │ + stmdacs r0, {r5, r6, r9, sl, fp, sp, lr, pc} │ │ │ │ + ldccs 0, cr13, [fp, #-492]! @ 0xfffffe14 │ │ │ │ + stccs 0, cr13, [r0], {101} @ 0x65 │ │ │ │ + stmdbmi r7, {r0, r1, r2, r5, r7, ip, lr, pc}^ │ │ │ │ + ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ + mrc 7, 7, APSR_nzcv, cr4, cr1, {7} │ │ │ │ + tstlt r8, r2, lsl #12 │ │ │ │ + movwcs r7, #2053 @ 0x805 │ │ │ │ + blcc 8d9ac <__time64@plt+0x8c164> │ │ │ │ + @ instruction: 0x212446a1 │ │ │ │ + ldrmi r4, [r4], -r8, asr #12 │ │ │ │ + mcr 7, 2, pc, cr8, cr1, {7} @ │ │ │ │ + bicsle r2, r8, r0, lsl #16 │ │ │ │ + cmple pc, r0, lsl #28 │ │ │ │ + mulcs r0, r9, r8 │ │ │ │ + tstle r4, lr, lsr #20 │ │ │ │ + mulcs r1, r9, r8 │ │ │ │ + @ instruction: 0xf889b90a │ │ │ │ + @ instruction: 0xf50d6000 │ │ │ │ + strbmi r5, [r9], -r0, lsl #6 │ │ │ │ + @ instruction: 0xf6413318 │ │ │ │ + @ instruction: 0xf1a372ff │ │ │ │ + movwls r0, #6148 @ 0x1804 │ │ │ │ + @ instruction: 0xf7f14640 │ │ │ │ + @ instruction: 0xf50dee76 │ │ │ │ + andscc r5, r8, #64, 4 │ │ │ │ + tstcs r0, r0, asr #12 │ │ │ │ + svcne 0x00fbf882 │ │ │ │ + mrc 7, 0, APSR_nzcv, cr10, cr1, {7} │ │ │ │ + strmi r9, [r1], r1, lsl #22 │ │ │ │ + stcne 8, cr15, [r4], {19} │ │ │ │ + strmi fp, [r3], #-377 @ 0xfffffe87 │ │ │ │ + stccc 8, cr15, [r5], {19} │ │ │ │ + andle r2, sl, pc, lsr #22 │ │ │ │ + mvnsvc pc, #68157440 @ 0x4100000 │ │ │ │ + @ instruction: 0xf43f4298 │ │ │ │ + blls fb7ac <__time64@plt+0xf9f64> │ │ │ │ + stmdbeq r1, {r8, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf828881b │ │ │ │ + ldrbmi r3, [r0], -r0 │ │ │ │ + mcr 7, 0, pc, cr2, cr1, {7} @ │ │ │ │ + @ instruction: 0xf5b04448 │ │ │ │ + @ instruction: 0xf4bf5f00 │ │ │ │ + usaxmi sl, r1, r8 │ │ │ │ + andpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ + @ instruction: 0xf7f14640 │ │ │ │ + @ instruction: 0x4659ee10 │ │ │ │ + @ instruction: 0xf7ff4640 │ │ │ │ + stmdacs r0, {r0, r1, r2, r3, r5, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + svcge 0x004cf47f │ │ │ │ + orrsle r2, lr, fp, lsr sp │ │ │ │ + @ instruction: 0xf47f2f00 │ │ │ │ + ldrtmi sl, [lr], -r6, asr #30 │ │ │ │ + mcrcs 7, 0, lr, cr0, cr9, {4} │ │ │ │ + @ instruction: 0x4659d0f8 │ │ │ │ + ldrdlt pc, [r8], -sp │ │ │ │ + rscsvc pc, pc, #68157440 @ 0x4100000 │ │ │ │ + @ instruction: 0xf7f14658 │ │ │ │ + @ instruction: 0xf50dee32 │ │ │ │ + tstcc r8, #224, 6 @ 0x80000003 │ │ │ │ + @ instruction: 0xf8832200 │ │ │ │ + @ instruction: 0xe7e92ffb │ │ │ │ + orrle r2, r6, fp, lsr sp │ │ │ │ + strbmi lr, [r2], -sp, ror #15 │ │ │ │ + @ instruction: 0x46504659 │ │ │ │ + mrc2 7, 6, pc, cr8, cr15, {7} │ │ │ │ + @ instruction: 0xf43f2800 │ │ │ │ + @ instruction: 0xe727af7c │ │ │ │ + ldcl 7, cr15, [sl], #964 @ 0x3c4 │ │ │ │ + muleq r0, r0, r5 │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + andeq r4, r0, lr, lsr r5 │ │ │ │ + andeq r4, r0, lr, lsl #10 │ │ │ │ + andeq r2, r0, lr, ror r7 │ │ │ │ + andeq r2, r0, ip, asr r7 │ │ │ │ + andeq r2, r0, r6, lsl r7 │ │ │ │ + svcmi 0x00f0e92d │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + ldceq 8, cr15, [r8], #-304 @ 0xfffffed0 │ │ │ │ + bmi 1ba1330 <__time64@plt+0x1b9fae8> │ │ │ │ + blmi 1ba1544 <__time64@plt+0x1b9fcfc> │ │ │ │ + @ instruction: 0xf5ad447a │ │ │ │ + addlt r4, r5, r0, lsl #27 │ │ │ │ + @ instruction: 0xf50d460f │ │ │ │ + ldmpl r3, {r7, r8, lr}^ │ │ │ │ + ldmdavs fp, {r2, r3, r8, ip, sp} │ │ │ │ + @ instruction: 0xf04f600b │ │ │ │ + stmdacs r0, {r8, r9} │ │ │ │ + addhi pc, r9, r0 │ │ │ │ + strmi r7, [r5], -r3, lsl #16 │ │ │ │ + @ instruction: 0xf0002b00 │ │ │ │ + stmdbmi r4!, {r2, r7, pc}^ │ │ │ │ + ldrbtmi r2, [r9], #-518 @ 0xfffffdfa │ │ │ │ + mrc 7, 3, APSR_nzcv, cr0, cr1, {7} │ │ │ │ + @ instruction: 0xf0002800 │ │ │ │ + stmdbmi r1!, {r0, r1, r2, r3, r7, pc}^ │ │ │ │ + strtmi r2, [r8], -r7, lsl #4 │ │ │ │ + @ instruction: 0xf7f14479 │ │ │ │ + stmdacs r0, {r3, r5, r6, r9, sl, fp, sp, lr, pc} │ │ │ │ + addhi pc, r6, r0 │ │ │ │ + @ instruction: 0xf0002c00 │ │ │ │ + @ instruction: 0xf10d8098 │ │ │ │ + strtmi r0, [r1], -ip, lsl #20 │ │ │ │ + rscsvc pc, pc, #68157440 @ 0x4100000 │ │ │ │ + @ instruction: 0xf7f14650 │ │ │ │ + @ instruction: 0xf50dedc4 │ │ │ │ + tstcc r0, #128, 6 │ │ │ │ + @ instruction: 0x46504956 │ │ │ │ + ldrbtmi r2, [r9], #-1536 @ 0xfffffa00 │ │ │ │ + svcvs 0x00fbf883 │ │ │ │ + mrc 7, 0, APSR_nzcv, cr2, cr1, {7} │ │ │ │ + tstlt r8, r4, lsl #12 │ │ │ │ + blvs 8db74 <__time64@plt+0x8c32c> │ │ │ │ + @ instruction: 0xf50d4b51 │ │ │ │ + strcc r5, [ip], -r0, lsl #12 │ │ │ │ + movwls r4, #5243 @ 0x147b │ │ │ │ + mulcc r0, sl, r8 │ │ │ │ + eorsle r2, pc, r4, lsr #22 │ │ │ │ + @ instruction: 0x46284651 │ │ │ │ + bl ffdcdb44 <__time64@plt+0xffdcc2fc> │ │ │ │ + @ instruction: 0xf6414629 │ │ │ │ + @ instruction: 0x468172ff │ │ │ │ + @ instruction: 0xf7f14630 │ │ │ │ + @ instruction: 0xf50deda0 │ │ │ │ + andscc r5, r0, #64, 4 │ │ │ │ + tstcs r0, r0, lsr r6 │ │ │ │ + svcne 0x00fbf882 │ │ │ │ + stcl 7, cr15, [r4, #-964] @ 0xfffffc3c │ │ │ │ + @ instruction: 0xf1b94683 │ │ │ │ + andle r0, r2, r0, lsl #30 │ │ │ │ + andcc pc, r0, r9, lsl r8 @ │ │ │ │ + @ instruction: 0x4650b17b │ │ │ │ + ldc 7, cr15, [sl, #-964]! @ 0xfffffc3c │ │ │ │ + movweq lr, #2827 @ 0xb0b │ │ │ │ + svcpl 0x0000f5b3 │ │ │ │ + mcrrne 2, 2, sp, r2, cr11 │ │ │ │ + @ instruction: 0xf5cb4651 │ │ │ │ + bl 1a47c8 <__time64@plt+0x1a2f80> │ │ │ │ + @ instruction: 0xf7f1000b │ │ │ │ + strbmi lr, [r2], -r8, lsr #25 │ │ │ │ + @ instruction: 0x46304639 │ │ │ │ + mrc2 7, 1, pc, cr0, cr15, {7} │ │ │ │ + strdlt fp, [r4, #144]! @ 0x90 │ │ │ │ + strtmi r9, [r0], -r1, lsl #18 │ │ │ │ + stcl 7, cr15, [lr, #964] @ 0x3c4 │ │ │ │ + movwcs fp, #272 @ 0x110 │ │ │ │ + blcc 8dbec <__time64@plt+0x8c3a4> │ │ │ │ + strmi r4, [r4], -r2, lsr #13 │ │ │ │ + mulcc r0, sl, r8 │ │ │ │ + @ instruction: 0xd1bf2b24 │ │ │ │ + andeq pc, r1, sl, lsl #2 │ │ │ │ + stcl 7, cr15, [ip], {241} @ 0xf1 │ │ │ │ + stmdacs r0, {r1, r9, sl, lr} │ │ │ │ + strbmi sp, [r3], -r9, ror #1 │ │ │ │ + @ instruction: 0x46284639 │ │ │ │ + @ instruction: 0xff50f7ff │ │ │ │ + @ instruction: 0x2c00b910 │ │ │ │ + andcs sp, r0, r2, ror #3 │ │ │ │ + @ instruction: 0xf50d4a25 │ │ │ │ + blmi 7e0220 <__time64@plt+0x7de9d8> │ │ │ │ + ldrbtmi r3, [sl], #-268 @ 0xfffffef4 │ │ │ │ + ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ + subsmi r6, sl, fp, lsl #16 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + @ instruction: 0xf50dd12f │ │ │ │ + andlt r4, r5, r0, lsl #27 │ │ │ │ + svchi 0x00f0e8bd │ │ │ │ + @ instruction: 0xf50d4a1d │ │ │ │ + blmi 5a0244 <__time64@plt+0x59e9fc> │ │ │ │ + ldrbtmi r3, [sl], #-268 @ 0xfffffef4 │ │ │ │ + ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ + subsmi r6, sl, fp, lsl #16 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + @ instruction: 0x4628d11d │ │ │ │ + stcmi 5, cr15, [r0, #52] @ 0x34 │ │ │ │ + pop {r0, r2, ip, sp, pc} │ │ │ │ + @ instruction: 0xf7ff4ff0 │ │ │ │ + bmi 53e88c <__time64@plt+0x53d044> │ │ │ │ + orrmi pc, r0, sp, lsl #10 │ │ │ │ + tstcc ip, fp, lsl #22 │ │ │ │ + ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ + stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ + @ instruction: 0xf04f405a │ │ │ │ + mrsle r0, (UNDEF: 56) │ │ │ │ + ldrtmi r4, [r9], -r2, asr #12 │ │ │ │ + @ instruction: 0xf50d4628 │ │ │ │ + andlt r4, r5, r0, lsl #27 │ │ │ │ + svcmi 0x00f0e8bd │ │ │ │ + @ instruction: 0xf7f1e5d2 │ │ │ │ + svclt 0x0000ebfa │ │ │ │ + andeq r4, r0, r4, lsl r3 │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + muleq r0, sl, r5 │ │ │ │ + muleq r0, r0, r5 │ │ │ │ + andeq r2, r0, r6, asr r5 │ │ │ │ + andeq r2, r0, ip, lsr r5 │ │ │ │ + ldrdeq r4, [r0], -r6 │ │ │ │ + @ instruction: 0x000041b2 │ │ │ │ + andeq r4, r0, r8, lsl #3 │ │ │ │ + svcmi 0x00f0e92d │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ + stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ + ldcleq 8, cr15, [r0], #816 @ 0x330 │ │ │ │ + ldcpl 5, cr15, [r7, #692] @ 0x2b4 │ │ │ │ + addlt r4, r3, lr, lsl r6 │ │ │ │ + ldrbtcc pc, [ip], #-2271 @ 0xfffff721 @ │ │ │ │ + andne lr, r1, #3358720 @ 0x334000 │ │ │ │ + orrspl pc, r7, sp, lsl #10 │ │ │ │ + ldrbtcs pc, [r4], #-2271 @ 0xfffff721 @ │ │ │ │ + ldrbtmi r3, [sl], #-260 @ 0xfffffefc │ │ │ │ + ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ + @ instruction: 0xf04f600b │ │ │ │ + stmdacs r0, {r8, r9} │ │ │ │ + mvnhi pc, r0 │ │ │ │ + strmi r7, [r7], -r3, lsl #16 │ │ │ │ + @ instruction: 0xf0002b00 │ │ │ │ + ldcge 1, cr8, [sl, #924]! @ 0x39c │ │ │ │ + @ instruction: 0xf5a5a850 │ │ │ │ + @ instruction: 0xf50d78d6 │ │ │ │ + @ instruction: 0xf04f79e4 │ │ │ │ + @ instruction: 0xf04f0b00 │ │ │ │ + @ instruction: 0xf8c80a01 │ │ │ │ + @ instruction: 0xf7f1a000 │ │ │ │ + @ instruction: 0x4641ecfe │ │ │ │ + andcs r4, r2, sl, asr #12 │ │ │ │ + addlt pc, r4, r8, asr #17 │ │ │ │ + bl ffbcdcf8 <__time64@plt+0xffbcc4b0> │ │ │ │ + vorr.i32 q10, #524288 @ 0x00080000 │ │ │ │ + strbmi r8, [r1], -pc, asr #3 │ │ │ │ + ldmdavc r5, {r0, r2, r3, r8, sl, ip, sp, lr, pc} │ │ │ │ + andcs r4, r3, r2, asr #12 │ │ │ │ + bl ff94dd0c <__time64@plt+0xff94c4c4> │ │ │ │ + vorr.i32 q10, #524288 @ 0x00080000 │ │ │ │ + stcge 1, cr8, [pc], {197} @ 0xc5 │ │ │ │ + @ instruction: 0xf7f14620 │ │ │ │ + tstcs r1, r6, ror #25 │ │ │ │ + @ instruction: 0xf7f14620 │ │ │ │ + @ instruction: 0x4658ec36 │ │ │ │ + bleq fef4c198 <__time64@plt+0xfef4a950> │ │ │ │ + ldrbmi r4, [sl], -r1, lsr #12 │ │ │ │ + bl 10cdd30 <__time64@plt+0x10cc4e8> │ │ │ │ + vmlal.s8 q9, d0, d0 │ │ │ │ + blls 70440 <__time64@plt+0x6ebf8> │ │ │ │ + rsbsle r2, r4, r0, lsl #22 │ │ │ │ + @ instruction: 0xf0002e00 │ │ │ │ + stcge 1, cr8, [sl], {19} │ │ │ │ + @ instruction: 0xf04f4620 │ │ │ │ + @ instruction: 0xf04f32ff │ │ │ │ + stmib r4, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, ip, sp}^ │ │ │ │ + stmib r4, {r8, r9, sp}^ │ │ │ │ + @ instruction: 0xf7f12302 │ │ │ │ + stmdacs r0, {r2, r4, r5, r7, sl, fp, sp, lr, pc} │ │ │ │ + orrshi pc, lr, r0, asr #5 │ │ │ │ + andeq pc, r8, r4, lsl #2 │ │ │ │ + stc 7, cr15, [ip], #964 @ 0x3c4 │ │ │ │ + vmlal.s8 q9, d0, d0 │ │ │ │ + @ instruction: 0xf7f18197 │ │ │ │ + blmi ffb8b0c8 <__time64@plt+0xffb89880> │ │ │ │ + stmdacs r0, {r1, r7, r9, sl, lr} │ │ │ │ + andsvs r4, r8, fp, ror r4 │ │ │ │ + addhi pc, sp, r0, asr #5 │ │ │ │ + sbcshi pc, sp, r0, asr #32 │ │ │ │ + @ instruction: 0xf7f16820 │ │ │ │ + stmiavs r0!, {r2, r3, r5, r8, sl, fp, sp, lr, pc}^ │ │ │ │ + stc 7, cr15, [r8, #-964]! @ 0xfffffc3c │ │ │ │ + stmiavs r0!, {r0, r4, r6, r9, sl, lr} │ │ │ │ + bl 1b4dd98 <__time64@plt+0x1b4c550> │ │ │ │ + @ instruction: 0xf7f168a0 │ │ │ │ + tstcs r1, r2, lsr #26 │ │ │ │ + @ instruction: 0xf7f16860 │ │ │ │ + stmdavs r0!, {r1, r2, r5, r6, r8, r9, fp, sp, lr, pc}^ │ │ │ │ + ldc 7, cr15, [sl, #-964] @ 0xfffffc3c │ │ │ │ + blcs 369f4 <__time64@plt+0x351ac> │ │ │ │ + mrshi pc, (UNDEF: 70) @ │ │ │ │ + @ instruction: 0xf04f9b02 │ │ │ │ + svcne 0x001c0a00 │ │ │ │ + stcne 8, cr6, [r2, #-396]! @ 0xfffffe74 │ │ │ │ + ldrbmi fp, [r0], -fp, asr #6 │ │ │ │ + @ instruction: 0xf7f19203 │ │ │ │ + stmdavs r0!, {r2, r3, r8, sl, fp, sp, lr, pc}^ │ │ │ │ + @ instruction: 0xf1ba9a03 │ │ │ │ + @ instruction: 0xf0000f01 │ │ │ │ + @ instruction: 0xf1ba8194 │ │ │ │ + @ instruction: 0xf0000f02 │ │ │ │ + tstcs r0, lr, lsl r1 │ │ │ │ + bl fec4dde4 <__time64@plt+0xfec4c59c> │ │ │ │ + vmlal.s8 q9, d0, d0 │ │ │ │ + @ instruction: 0xf8548195 │ │ │ │ + cmnlt r3, r8, lsl #30 │ │ │ │ + @ instruction: 0xf7f12001 │ │ │ │ + stmdavs r0!, {r1, r2, r4, r5, r6, r7, sl, fp, sp, lr, pc} │ │ │ │ + sbcvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ + cmppcs r1, r0, asr #4 @ p-variant is OBSOLETE │ │ │ │ + bl fe84de04 <__time64@plt+0xfe84c5bc> │ │ │ │ + vmlal.s8 q9, d0, d0 │ │ │ │ + stmdavs r3!, {r0, r2, r7, r8, pc}^ │ │ │ │ + beq cbf88 <__time64@plt+0xca740> │ │ │ │ + blcs 172d8 <__time64@plt+0x15a90> │ │ │ │ + @ instruction: 0xf10ad1d5 │ │ │ │ + @ instruction: 0xf1ba0a01 │ │ │ │ + @ instruction: 0xf0000f03 │ │ │ │ + ldrmi r8, [r4], -pc, lsl #2 │ │ │ │ + stcge 7, cr14, [sl], {202} @ 0xca │ │ │ │ + andeq pc, r8, r4, lsr #3 │ │ │ │ + mcrr 7, 15, pc, r8, cr1 @ │ │ │ │ + vmlal.s8 q9, d0, d0 │ │ │ │ + @ instruction: 0xf5a58133 │ │ │ │ + @ instruction: 0x46527332 │ │ │ │ + movwls r2, #12546 @ 0x3102 │ │ │ │ + @ instruction: 0xf7f16818 │ │ │ │ + blls 10ace4 <__time64@plt+0x10949c> │ │ │ │ + tstcs r2, r2, asr r6 │ │ │ │ + @ instruction: 0xf7f16858 │ │ │ │ + vmovcs.32 d16[0], lr │ │ │ │ + svcge 0x0076f47f │ │ │ │ + mrrc 7, 15, pc, r0, cr1 @ │ │ │ │ + stmdacs r0, {r0, r1, r4, r5, r7, r8, r9, fp, lr} │ │ │ │ + andsvs r4, r8, fp, ror r4 │ │ │ │ + smlabthi sp, r0, r2, pc @ │ │ │ │ + mrshi pc, (UNDEF: 68) @ │ │ │ │ + ldrvc pc, [r2, -r5, lsr #11]! │ │ │ │ + @ instruction: 0xf7f16878 │ │ │ │ + ldmdavs r8!, {r1, r2, r4, r5, r7, sl, fp, sp, lr, pc} │ │ │ │ + smlatbeq ip, r4, r1, pc @ │ │ │ │ + @ instruction: 0xf7f12204 │ │ │ │ + ldmdblt r0, {r1, r2, r3, r7, r9, fp, sp, lr, pc} │ │ │ │ + teqpvc r3, #692060160 @ p-variant is OBSOLETE @ 0x29400000 │ │ │ │ + @ instruction: 0xf5a56018 │ │ │ │ + ldmdavs r8, {r1, r4, r5, r8, r9, ip, sp, lr} │ │ │ │ + stc 7, cr15, [r6], #964 @ 0x3c4 │ │ │ │ + stcge 3, cr11, [sl], {46} @ 0x2e │ │ │ │ + blls 87f28 <__time64@plt+0x866e0> │ │ │ │ + @ instruction: 0xf0002b00 │ │ │ │ + stmdavs r0!, {r5, r8, pc} │ │ │ │ + ldc 7, cr15, [ip], {241} @ 0xf1 │ │ │ │ + @ instruction: 0xf7f16860 │ │ │ │ + stmiavs r0!, {r1, r3, r4, r7, sl, fp, sp, lr, pc} │ │ │ │ + ldc 7, cr15, [r6], {241} @ 0xf1 │ │ │ │ + @ instruction: 0xf7f168e0 │ │ │ │ + @ instruction: 0xf5a5ec94 │ │ │ │ + @ instruction: 0xf04f7333 │ │ │ │ + @ instruction: 0x601a32ff │ │ │ │ + @ instruction: 0xf7f16860 │ │ │ │ + stmiavs r0!, {r2, r3, r7, sl, fp, sp, lr, pc} │ │ │ │ + stc 7, cr15, [r8], {241} @ 0xf1 │ │ │ │ + rsbvs r6, r3, r3, ror #17 │ │ │ │ + stmdavs r3!, {r0, r1, r4, r5, r6, sp, lr} │ │ │ │ + @ instruction: 0xf04f6033 │ │ │ │ + stmib r4, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, ip, sp}^ │ │ │ │ + andcs r3, r0, #134217728 @ 0x8000000 │ │ │ │ + andcs r4, r2, r9, asr #12 │ │ │ │ + b ffd4deec <__time64@plt+0xffd4c6a4> │ │ │ │ + vmlal.s8 q9, d0, d0 │ │ │ │ + andcs r8, r0, #213 @ 0xd5 │ │ │ │ + andcs r4, r3, r1, asr #12 │ │ │ │ + b ffb4defc <__time64@plt+0xffb4c6b4> │ │ │ │ + vmlal.s8 q9, d0, d0 │ │ │ │ + andcs r8, r0, #205 @ 0xcd │ │ │ │ + andcs r4, r2, r9, asr r6 │ │ │ │ + b 154df0c <__time64@plt+0x154c6c4> │ │ │ │ + vmlal.s8 q9, d0, d0 │ │ │ │ + @ instruction: 0xf5a580c5 │ │ │ │ + stmdavs r8!, {r0, r1, r4, r5, r8, sl, ip, sp, lr} │ │ │ │ + @ instruction: 0xf50d4a85 │ │ │ │ + blmi fe0245b8 <__time64@plt+0xfe022d70> │ │ │ │ + ldrbtmi r3, [sl], #-260 @ 0xfffffefc │ │ │ │ + ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ + subsmi r6, sl, fp, lsl #16 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + rscshi pc, r4, r0, asr #32 │ │ │ │ + ldcpl 5, cr15, [r7, #52] @ 0x34 │ │ │ │ + pop {r0, r1, ip, sp, pc} │ │ │ │ + blls 73f3c <__time64@plt+0x726f4> │ │ │ │ + addsle r2, r3, r0, lsl #22 │ │ │ │ + stcge 15, cr4, [r7], {123} @ 0x7b │ │ │ │ + and r4, r5, pc, ror r4 │ │ │ │ + bl 184df50 <__time64@plt+0x184c708> │ │ │ │ + blcs 129f9c <__time64@plt+0x128754> │ │ │ │ + adcshi pc, pc, r0, asr #32 │ │ │ │ + andcs r6, r0, #56, 16 @ 0x380000 │ │ │ │ + @ instruction: 0xf7f14621 │ │ │ │ + stmdacs r0, {r3, r4, r6, r7, r9, fp, sp, lr, pc} │ │ │ │ + @ instruction: 0xe795dbf2 │ │ │ │ + bl ff24df6c <__time64@plt+0xff24c724> │ │ │ │ + stmdacs r0, {r1, r4, r5, r6, r8, r9, fp, lr} │ │ │ │ + andsvs r4, r8, fp, ror r4 │ │ │ │ + addhi pc, ip, r0, asr #5 │ │ │ │ + blls c4748 <__time64@plt+0xc2f00> │ │ │ │ + @ instruction: 0xf47f2b00 │ │ │ │ + andcs sl, r0, #25, 30 @ 0x64 │ │ │ │ + andcs r4, r2, r9, asr #12 │ │ │ │ + b fe94df8c <__time64@plt+0xfe94c744> │ │ │ │ + strbmi r2, [r1], -r0, lsl #4 │ │ │ │ + @ instruction: 0xf7f12003 │ │ │ │ + andcs lr, r0, #160, 20 @ 0xa0000 │ │ │ │ + andcs r4, r2, r9, asr r6 │ │ │ │ + b 2cdfa0 <__time64@plt+0x2cc758> │ │ │ │ + @ instruction: 0xf7ff4638 │ │ │ │ + stmdbmi r5!, {r0, r1, r3, r6, r8, fp, ip, sp, lr, pc}^ │ │ │ │ + ldrbtmi r9, [r9], #-3 │ │ │ │ + bl fe54dfb0 <__time64@plt+0xfe54c768> │ │ │ │ + @ instruction: 0xf0002800 │ │ │ │ + @ instruction: 0xf1a580a6 │ │ │ │ + strcs r0, [r0, -r8, lsl #6] │ │ │ │ + strtcs r4, [r0], #-1690 @ 0xfffff966 │ │ │ │ + strls r9, [r2, -r4, lsl #6] │ │ │ │ + and r9, r9, r5, lsl #12 │ │ │ │ + andcs r4, r0, sp, asr r9 │ │ │ │ + @ instruction: 0xf10a3701 │ │ │ │ + ldrbtmi r0, [r9], #-2564 @ 0xfffff5fc │ │ │ │ + bl fe04dfd8 <__time64@plt+0xfe04c790> │ │ │ │ + eorsle r2, sl, r0, lsl #16 │ │ │ │ + svcvs 0x0080f5b7 │ │ │ │ + @ instruction: 0xf7ffd2f2 │ │ │ │ + @ instruction: 0xf8caf92b │ │ │ │ + strmi r0, [r6], -r0 │ │ │ │ + b fffcdff0 <__time64@plt+0xfffcc7a8> │ │ │ │ + movwcs fp, #336 @ 0x150 │ │ │ │ + @ instruction: 0xf8dae001 │ │ │ │ + ldclpl 0, cr6, [r2] │ │ │ │ + svclt 0x00082a01 │ │ │ │ + movwcc r5, #5364 @ 0x14f4 │ │ │ │ + @ instruction: 0xd1f64298 │ │ │ │ + @ instruction: 0xf8ca2300 │ │ │ │ + svccs 0x00003004 │ │ │ │ + @ instruction: 0xf855d1da │ │ │ │ + movwls r3, #11272 @ 0x2c08 │ │ │ │ + blls c9fb0 <__time64@plt+0xc8768> │ │ │ │ + ldmdavs r8, {r0, r9, sl, lr}^ │ │ │ │ + tstls r2, r8, lsr #2 │ │ │ │ + ldmib ip, {r0, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r1, r8, fp, ip, pc} │ │ │ │ + strmi sp, [r8], -sp, rrx │ │ │ │ + sbcvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ + cmppcs r1, r0, asr #4 @ p-variant is OBSOLETE │ │ │ │ + b fe14e03c <__time64@plt+0xfe14c7f4> │ │ │ │ + blle 1a5a07c <__time64@plt+0x1a58834> │ │ │ │ + blcs 36c84 <__time64@plt+0x3543c> │ │ │ │ + @ instruction: 0xf5a5d19d │ │ │ │ + ldmdavs r8, {r1, r4, r5, r8, r9, ip, sp, lr} │ │ │ │ + bl ff24e050 <__time64@plt+0xff24c808> │ │ │ │ + cdpls 7, 0, cr14, cr5, cr6, {5} │ │ │ │ + tstlt r3, r3, lsl #22 │ │ │ │ + @ instruction: 0xf7ff4618 │ │ │ │ + blls 8e448 <__time64@plt+0x8cc00> │ │ │ │ + stmdbls r4, {r0, r1, r3, r4, r5, r6, r7, r8, ip, sp, pc} │ │ │ │ + @ instruction: 0xf7f19802 │ │ │ │ + stmdacs r0, {r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ + svcge 0x0012f43f │ │ │ │ + teqpvc r3, #692060160 @ p-variant is OBSOLETE @ 0x29400000 │ │ │ │ + andsvs r2, sl, pc, ror r2 │ │ │ │ + ldrvc pc, [r3, #-1445]! @ 0xfffffa5b │ │ │ │ + @ instruction: 0xf7f16828 │ │ │ │ + @ instruction: 0x9c03e9b4 │ │ │ │ + @ instruction: 0xf7f16820 │ │ │ │ + stmdavs r0!, {r2, r3, r5, r7, r8, r9, fp, sp, lr, pc}^ │ │ │ │ + bl fea4e090 <__time64@plt+0xfea4c848> │ │ │ │ + teqpvc r3, #692060160 @ p-variant is OBSOLETE @ 0x29400000 │ │ │ │ + rscscc pc, pc, #79 @ 0x4f │ │ │ │ + @ instruction: 0xe722601a │ │ │ │ + rscscc pc, pc, pc, asr #32 │ │ │ │ + @ instruction: 0xf7f1e73a │ │ │ │ + stmdbls r4, {r1, r3, r5, r7, r9, fp, sp, lr, pc} │ │ │ │ + @ instruction: 0xf7f19802 │ │ │ │ + stmdacs r0, {r1, r3, r5, r7, r8, fp, sp, lr, pc} │ │ │ │ + mrcge 4, 7, APSR_nzcv, cr0, cr15, {1} │ │ │ │ + teqpvc r3, #692060160 @ p-variant is OBSOLETE @ 0x29400000 │ │ │ │ + ldrtvc pc, [r2], #-1445 @ 0xfffffa5b @ │ │ │ │ + andcs r2, r4, #127 @ 0x7f │ │ │ │ + andsvs sl, r8, r7, lsl #18 │ │ │ │ + @ instruction: 0xf7f16860 │ │ │ │ + stmdacs r0, {r1, r3, r5, r6, r7, r9, fp, sp, lr, pc} │ │ │ │ + stmdavs r0!, {r2, r4, r6, r7, r8, r9, fp, ip, lr, pc}^ │ │ │ │ + bl fe1ce0d4 <__time64@plt+0xfe1cc88c> │ │ │ │ + @ instruction: 0xf5a5e7d0 │ │ │ │ + @ instruction: 0xf04f7333 │ │ │ │ + @ instruction: 0x601a32ff │ │ │ │ + @ instruction: 0xf5a5e6d8 │ │ │ │ + ldmdavs r8!, {r1, r4, r5, r8, r9, sl, ip, sp, lr} │ │ │ │ + bl 1ece0ec <__time64@plt+0x1ecc8a4> │ │ │ │ + @ instruction: 0xf7f16878 │ │ │ │ + @ instruction: 0xe6d6eb78 │ │ │ │ + blcs 36d3c <__time64@plt+0x354f4> │ │ │ │ + mrcge 4, 2, APSR_nzcv, cr12, cr15, {3} │ │ │ │ + ldrmi lr, [r4], -r3, lsr #15 │ │ │ │ + blge fee49b28 <__time64@plt+0xfee482e0> │ │ │ │ + movwls r9, #16386 @ 0x4002 │ │ │ │ + andcs lr, r1, r4, lsr #15 │ │ │ │ + ldmib ip!, {r0, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ble fe55a150 <__time64@plt+0xfe558908> │ │ │ │ + rscscc pc, pc, pc, asr #32 │ │ │ │ + stmdb r6!, {r0, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmib r6, {r0, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + andeq r4, r0, sl, lsl #2 │ │ │ │ + andeq sp, r0, r0, asr #18 │ │ │ │ + andeq sp, r0, r8, asr r8 │ │ │ │ + muleq r0, sl, lr │ │ │ │ + andeq sp, r0, r0, ror r7 │ │ │ │ + andeq sp, r0, r8, asr #14 │ │ │ │ + ldrdeq r2, [r0], -r6 │ │ │ │ + andeq r2, r0, lr, lsr #1 │ │ │ │ + ldrbtmi r4, [fp], #-2817 @ 0xfffff4ff │ │ │ │ + @ instruction: 0x47706818 │ │ │ │ + andeq sp, r0, r2, ror r5 │ │ │ │ + svcmi 0x00f0e92d │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + svceq 0x00d0f8cc │ │ │ │ + ldrsbls pc, [r0, #-143] @ 0xffffff71 @ │ │ │ │ + ldrbtmi fp, [r9], #131 @ 0x83 │ │ │ │ + @ instruction: 0xf0002800 │ │ │ │ + @ instruction: 0x461e809d │ │ │ │ + strmi r7, [r4], -r3, lsl #16 │ │ │ │ + @ instruction: 0xf0002b00 │ │ │ │ + @ instruction: 0x46908097 │ │ │ │ + svclt 0x00182a00 │ │ │ │ + @ instruction: 0xf0402e00 │ │ │ │ + stclmi 0, cr8, [ip, #-540] @ 0xfffffde4 │ │ │ │ + strmi r2, [pc], -r0, lsl #28 │ │ │ │ + smladcs r0, r8, pc, fp @ │ │ │ │ + stmdavs r8!, {r0, r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ + stmdacs r1, {r4, r8, r9, ip, sp, pc} │ │ │ │ + stmdacs r0, {r1, r4, ip, lr, pc} │ │ │ │ + stmdacs r2, {r0, r1, r8, sl, fp, ip, lr, pc} │ │ │ │ + stmdacs r3, {r0, r2, r3, r4, r5, ip, lr, pc} │ │ │ │ + blmi 118436c <__time64@plt+0x1182b24> │ │ │ │ + ldmvs fp, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ + cmple r3, r0, lsl #22 │ │ │ │ + @ instruction: 0x46424633 │ │ │ │ + @ instruction: 0x46204639 │ │ │ │ + pop {r0, r1, ip, sp, pc} │ │ │ │ + ldrb r4, [pc, #-4080] @ f20c <__time64@plt+0xd9c4> │ │ │ │ + blcs 2a4ac <__time64@plt+0x28c64> │ │ │ │ + blmi fc45d4 <__time64@plt+0xfc2d8c> │ │ │ │ + bmi f9860c <__time64@plt+0xf96dc4> │ │ │ │ + @ instruction: 0xf859447a │ │ │ │ + ldmdavs r8, {r0, r1, ip, sp} │ │ │ │ + @ instruction: 0xf7f14623 │ │ │ │ + strb lr, [r9, r8, ror #20]! │ │ │ │ + @ instruction: 0xf04f483a │ │ │ │ + @ instruction: 0xf8c50b01 │ │ │ │ + ldrbtmi fp, [r8], #-4 │ │ │ │ + ldmib r8!, {r0, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + mvnlt r4, r2, lsl #13 │ │ │ │ + @ instruction: 0x465a4936 │ │ │ │ + @ instruction: 0xf7f14479 │ │ │ │ + @ instruction: 0xf89aea18 │ │ │ │ + orrslt r3, r8, r0 │ │ │ │ + @ instruction: 0x465a4933 │ │ │ │ + movwls r4, #5712 @ 0x1650 │ │ │ │ + @ instruction: 0xf7f14479 │ │ │ │ + blls 8aa84 <__time64@plt+0x8923c> │ │ │ │ + andcs fp, r2, #232, 18 @ 0x3a0000 │ │ │ │ + rsbvs r2, sl, r0, asr fp │ │ │ │ + @ instruction: 0xf8c5bf08 │ │ │ │ + stmdami sp!, {r3, ip, sp, pc} │ │ │ │ + blmi 9d8b20 <__time64@plt+0x9d72d8> │ │ │ │ + eor r4, r5, r8, ror r4 │ │ │ │ + eorle r2, lr, r6, asr #22 │ │ │ │ + ldrbtmi r4, [fp], #-2858 @ 0xfffff4d6 │ │ │ │ + blcs 2a4dc <__time64@plt+0x28c94> │ │ │ │ + @ instruction: 0xe7c6d0bc │ │ │ │ + tstcs r1, r1, lsr #22 │ │ │ │ + ldrbtmi r4, [sl], #-2599 @ 0xfffff5d9 │ │ │ │ + andcc pc, r3, r9, asr r8 @ │ │ │ │ + @ instruction: 0x46236818 │ │ │ │ + b bce24c <__time64@plt+0xbcca04> │ │ │ │ + stmdbmi r4!, {r4, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ + @ instruction: 0x465a4650 │ │ │ │ + ldrbtmi r9, [r9], #-769 @ 0xfffffcff │ │ │ │ + stmib r6!, {r0, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmiblt r0, {r0, r8, r9, fp, ip, pc} │ │ │ │ + blcs 14d8aac <__time64@plt+0x14d7264> │ │ │ │ + svclt 0x0008606a │ │ │ │ + andlt pc, r8, r5, asr #17 │ │ │ │ + eorcs r4, ip, #1900544 @ 0x1d0000 │ │ │ │ + ldrbtmi r4, [r8], #-2835 @ 0xfffff4ed │ │ │ │ + andcc pc, r3, r9, asr r8 @ │ │ │ │ + ldmdavs fp, {r0, r8, sp} │ │ │ │ + ldmdb r6!, {r0, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf7f12001 │ │ │ │ + blcs 15ca97c <__time64@plt+0x15c9134> │ │ │ │ + blmi 604a08 <__time64@plt+0x6031c0> │ │ │ │ + ldrbtmi r2, [fp], #-513 @ 0xfffffdff │ │ │ │ + @ instruction: 0xe798609a │ │ │ │ + eorscs r4, sp, #10240 @ 0x2800 │ │ │ │ + tstcs r1, r4, lsl r8 │ │ │ │ + @ instruction: 0xf8594478 │ │ │ │ + ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ + stmdb r2!, {r0, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + rscscc pc, pc, pc, asr #32 │ │ │ │ + pop {r0, r1, ip, sp, pc} │ │ │ │ + svclt 0x00008ff0 │ │ │ │ + andeq r3, r0, r6, asr ip │ │ │ │ + andeq sp, r0, r8, lsr #10 │ │ │ │ + andeq sp, r0, r0, lsl r5 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq r1, r0, ip, lsl #30 │ │ │ │ + ldrdeq r1, [r0], -lr │ │ │ │ + andeq r1, r0, r0, ror #29 │ │ │ │ + andeq r1, r0, r0, asr #6 │ │ │ │ + andeq r1, r0, ip, asr #29 │ │ │ │ + andeq sp, r0, sl, lsl #9 │ │ │ │ + muleq r0, sl, lr │ │ │ │ + andeq r0, r0, r6, asr #7 │ │ │ │ + @ instruction: 0x00001eb2 │ │ │ │ + andeq sp, r0, sl, lsr #8 │ │ │ │ + andeq r1, r0, r8, ror #27 │ │ │ │ + andcs r4, r1, #2048 @ 0x800 │ │ │ │ + andsvs r4, sl, fp, ror r4 │ │ │ │ + svclt 0x00004770 │ │ │ │ + ldrdeq sp, [r0], -r0 │ │ │ │ + ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + cdpeq 8, 12, cr15, cr0, cr12, {6} │ │ │ │ + bmi b61d90 <__time64@plt+0xb60548> │ │ │ │ + blmi b61bc4 <__time64@plt+0xb6037c> │ │ │ │ + stcmi 4, cr4, [sp, #-488]! @ 0xfffffe18 │ │ │ │ + @ instruction: 0xf04fb0c8 │ │ │ │ + ldrbtmi r0, [sp], #-2304 @ 0xfffff700 │ │ │ │ + ldmpl r3, {r1, r2, r9, sl, lr}^ │ │ │ │ + ldmdavs fp, {r0, r1, r2, r3, r9, sl, lr} │ │ │ │ + @ instruction: 0xf04f9347 │ │ │ │ + @ instruction: 0xf8c50300 │ │ │ │ + @ instruction: 0xf7f19000 │ │ │ │ + strmi lr, [r5], -ip, ror #18 │ │ │ │ + andls pc, r0, r0, asr #17 │ │ │ │ + @ instruction: 0x4642b9bc │ │ │ │ + @ instruction: 0x46304639 │ │ │ │ + b 15ce34c <__time64@plt+0x15ccb04> │ │ │ │ + blmi 861b9c <__time64@plt+0x860354> │ │ │ │ + ldmdavs fp, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ + bmi 83f160 <__time64@plt+0x83d918> │ │ │ │ + ldrbtmi r4, [sl], #-2844 @ 0xfffff4e4 │ │ │ │ + ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ + subsmi r9, sl, r7, asr #22 │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + strtmi sp, [r0], -ip, lsr #2 │ │ │ │ + pop {r3, r6, ip, sp, pc} │ │ │ │ + blmi 6b2370 <__time64@plt+0x6b0b28> │ │ │ │ + beq 14c7e8 <__time64@plt+0x14afa0> │ │ │ │ + ldrbtmi sl, [fp], #-2050 @ 0xfffff7fe │ │ │ │ + @ instruction: 0xf7f19301 │ │ │ │ + @ instruction: 0x200ee9b2 │ │ │ │ + ldrbmi sl, [r1], -r4, lsr #20 │ │ │ │ + movwpl pc, #79 @ 0x4f @ │ │ │ │ + @ instruction: 0xf7f19322 │ │ │ │ + stmdacs r0, {r1, r5, r7, fp, sp, lr, pc} │ │ │ │ + @ instruction: 0x464cbfb8 │ │ │ │ + @ instruction: 0x4620dbdd │ │ │ │ + ldmda ip, {r0, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldrtmi r4, [r9], -r2, asr #12 │ │ │ │ + @ instruction: 0xf7f14630 │ │ │ │ + strmi lr, [r4], -r8, lsr #20 │ │ │ │ + @ instruction: 0xf7f14648 │ │ │ │ + @ instruction: 0xe7cce854 │ │ │ │ + @ instruction: 0xf04f4630 │ │ │ │ + @ instruction: 0xf7f134ff │ │ │ │ + cmncs lr, #73728 @ 0x12000 │ │ │ │ + strb r6, [r8, fp, lsr #32] │ │ │ │ + stmda r2, {r0, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + andeq r3, r0, r4, lsr #21 │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + andeq sp, r0, r2, lsr #7 │ │ │ │ + andeq sp, r0, r4, ror r3 │ │ │ │ + andeq r3, r0, r2, ror #20 │ │ │ │ + @ instruction: 0xffffff73 │ │ │ │ + mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ + cdpeq 8, 11, cr15, cr8, cr12, {6} │ │ │ │ + bmi 15e1e70 <__time64@plt+0x15e0628> │ │ │ │ + blmi 15e1ca8 <__time64@plt+0x15e0460> │ │ │ │ + sbclt r4, fp, sl, ror r4 │ │ │ │ + strmi r4, [lr], -r4, lsl #12 │ │ │ │ + stmdbeq r8, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ + ldmpl r3, {r0, r1, r8, sp}^ │ │ │ │ + ldmdavs fp, {r9, sp} │ │ │ │ + @ instruction: 0xf04f9349 │ │ │ │ + @ instruction: 0xf7f10300 │ │ │ │ + @ instruction: 0x2104e8b0 │ │ │ │ + andvs pc, r0, #64, 8 @ 0x40000000 │ │ │ │ + strtmi r4, [r0], -r7, lsl #12 │ │ │ │ + stmia r8!, {r0, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldrtmi r4, [r1], -r2, asr #12 │ │ │ │ + movwcs r4, #1568 @ 0x620 │ │ │ │ + andcc pc, r0, r9, asr #17 │ │ │ │ + stmib r2!, {r0, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + blle 59a474 <__time64@plt+0x598c2c> │ │ │ │ + @ instruction: 0x463ad11c │ │ │ │ + strtmi r2, [r0], -r4, lsl #2 │ │ │ │ + ldm r8, {r0, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldrdeq pc, [r0], -r9 │ │ │ │ + cmnle r9, r0, lsl #16 │ │ │ │ + blmi 1062d94 <__time64@plt+0x106154c> │ │ │ │ + ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ + blls 126a4fc <__time64@plt+0x1268cb4> │ │ │ │ + @ instruction: 0xf04f405a │ │ │ │ + cmnle r0, r0, lsl #6 │ │ │ │ + pop {r0, r1, r3, r6, ip, sp, pc} │ │ │ │ + @ instruction: 0xf7f183f0 │ │ │ │ + stmdavs r3, {r2, r4, r6, r7, fp, sp, lr, pc} │ │ │ │ + svclt 0x00182b73 │ │ │ │ + cmple r2, fp, lsl #22 │ │ │ │ + addcs sl, r0, #9, 28 @ 0x90 │ │ │ │ + ldrtmi r2, [r0], -r0, lsl #2 │ │ │ │ + stmdb r0, {r0, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf7f14620 │ │ │ │ + @ instruction: 0xf04fe808 │ │ │ │ + @ instruction: 0xf0040801 │ │ │ │ + addcs r0, r0, #2080374784 @ 0x7c000000 │ │ │ │ + blx 221d94 <__time64@plt+0x22054c> │ │ │ │ + @ instruction: 0xf856f803 │ │ │ │ + b 10dc558 <__time64@plt+0x10dad10> │ │ │ │ + @ instruction: 0xf8460308 │ │ │ │ + blge a5c560 <__time64@plt+0xa5ad18> │ │ │ │ + @ instruction: 0xf7f04618 │ │ │ │ + vldr , [pc, #152] @ 10580 <__time64@plt+0xed38> │ │ │ │ + vstrcs d7, [r0, #-156] @ 0xffffff64 │ │ │ │ + ldceq 1, cr15, [r0], {13} │ │ │ │ + strmi r4, [r2], -r3, lsl #12 │ │ │ │ + uqadd16mi fp, r3, r4 │ │ │ │ + ldrtmi r2, [r1], -r0, lsl #6 │ │ │ │ + stclne 3, cr9, [r0], #-0 │ │ │ │ + strls r2, [r4, #-768] @ 0xfffffd00 │ │ │ │ + stc 7, cr1, [sp, #948] @ 0x3b4 │ │ │ │ + strls r7, [r5, #-2822] @ 0xfffff4fa │ │ │ │ + stmda sl, {r0, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + strtmi fp, [r0], -r8, ror #6 │ │ │ │ + svc 0x00dcf7f0 │ │ │ │ + eorcc pc, r0, r6, asr r8 @ │ │ │ │ + svceq 0x0003ea18 │ │ │ │ + strtmi sp, [r0], -lr, lsl #2 │ │ │ │ + svc 0x00d4f7f0 │ │ │ │ + addeq lr, r0, sp, lsl #22 │ │ │ │ + ldrdcc pc, [r4], r0 @ │ │ │ │ + svceq 0x0003ea18 │ │ │ │ + @ instruction: 0xf7f1d104 │ │ │ │ + cmncs lr, #9043968 @ 0x8a0000 │ │ │ │ + ldr r6, [sl, r3] │ │ │ │ + blge d8d54 <__time64@plt+0xd750c> │ │ │ │ + movwls r2, #257 @ 0x101 │ │ │ │ + strbmi r4, [fp], -r0, lsr #12 │ │ │ │ + @ instruction: 0xf7f09203 │ │ │ │ + stmdacs r0, {r4, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ + @ instruction: 0xf04fda8f │ │ │ │ + @ instruction: 0xe79530ff │ │ │ │ + @ instruction: 0xf7f14620 │ │ │ │ + @ instruction: 0xf7f1e95e │ │ │ │ + @ instruction: 0xf8d9e874 │ │ │ │ + andvs r3, r3, r0 │ │ │ │ + @ instruction: 0x4620e7f3 │ │ │ │ + ldmdb r4, {r0, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmda sl!, {r0, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + andvs r2, r3, lr, ror #6 │ │ │ │ + @ instruction: 0xf7f0e7eb │ │ │ │ + svclt 0x0000ef84 │ │ │ │ + ... │ │ │ │ + andeq r3, r0, r4, asr #19 │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + andeq r3, r0, ip, ror #18 │ │ │ │ + tstcs r0, r2, lsl #22 │ │ │ │ + ldmdavs sl, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ + stmdalt ip!, {r0, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + andeq r3, r0, r8, ror #20 │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.fini {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ │ │ │ │ │ │ │ │ │ │ │ │ Disassembly of section .fini: │ │ │ │ │ │ │ │ -000014e0 <.fini>: │ │ │ │ +000105a4 <.fini>: │ │ │ │ push {r3, lr} │ │ │ │ pop {r3, pc} │ │ │ ├── readelf --wide --decompress --hex-dump=.rodata {} │ │ │ │ @@ -1,53 +1,462 @@ │ │ │ │ │ │ │ │ Hex dump of section '.rodata': │ │ │ │ - 0x000014e8 01000200 3e000000 41000000 0c000000 ....>...A....... │ │ │ │ - 0x000014f8 41000000 11000000 41000000 27000000 A.......A...'... │ │ │ │ - 0x00001508 41000000 36000000 41000000 03000000 A...6...A....... │ │ │ │ - 0x00001518 41000000 06000000 41000000 15000000 A.......A....... │ │ │ │ - 0x00001528 41000000 0f000000 41000000 0e000000 A.......A....... │ │ │ │ - 0x00001538 41000000 26000000 41000000 13000000 A...&...A....... │ │ │ │ - 0x00001548 41000000 29000000 41000000 02000000 A...)...A....... │ │ │ │ - 0x00001558 41000000 19000000 41000000 0a000000 A.......A....... │ │ │ │ - 0x00001568 41000000 0b000000 41000000 00000000 A.......A....... │ │ │ │ - 0x00001578 00000000 25730973 697a653a 09092564 ....%s.size:..%d │ │ │ │ - 0x00001588 0a096372 65617465 643a0925 73000000 ..created:.%s... │ │ │ │ - 0x00001598 09696e66 6f3a0909 25730a00 2d646174 .info:..%s..-dat │ │ │ │ - 0x000015a8 61000000 2d696e66 6f000000 6d697373 a...-info...miss │ │ │ │ - 0x000015b8 696e6720 7870616d 6220656e 74727920 ing xpamb entry │ │ │ │ - 0x000015c8 6e616d65 00000000 77726974 696e6720 name....writing │ │ │ │ - 0x000015d8 64617461 20666f72 20787061 6d622065 data for xpamb e │ │ │ │ - 0x000015e8 6e747279 3a202573 00000000 756e6b6e ntry: %s....unkn │ │ │ │ - 0x000015f8 6f776e20 7870616d 6220656e 7472793a own xpamb entry: │ │ │ │ - 0x00001608 20257300 2d616464 00000000 2d726570 %s.-add....-rep │ │ │ │ - 0x00001618 6c616365 00000000 2d64656c 00000000 lace....-del.... │ │ │ │ - 0x00001628 2d73656e 64000000 7870616d 6220656e -send...xpamb en │ │ │ │ - 0x00001638 74727920 616c7265 61647920 65786973 try already exis │ │ │ │ - 0x00001648 74733a20 25730000 63616e27 7420616c ts: %s..can't al │ │ │ │ - 0x00001658 6c6f6361 7465206d 656d6f72 7920666f locate memory fo │ │ │ │ - 0x00001668 72207870 616d6220 656e7472 793a2025 r xpamb entry: % │ │ │ │ - 0x00001678 73000000 63616e27 7420616c 6c6f6361 s...can't alloca │ │ │ │ - 0x00001688 7465206d 656d6f72 7920666f 72207870 te memory for xp │ │ │ │ - 0x00001698 616d6220 62756666 65723a20 25730000 amb buffer: %s.. │ │ │ │ - 0x000016a8 63616e27 74206465 6c657465 20756e6b can't delete unk │ │ │ │ - 0x000016b8 6e6f776e 20787061 6d622065 6e747279 nown xpamb entry │ │ │ │ - 0x000016c8 3a202573 00000000 2d2d7665 7273696f : %s....--versio │ │ │ │ - 0x000016d8 6e000000 322e312e 32300000 5850415f n...2.1.20..XPA_ │ │ │ │ - 0x000016e8 4d415848 4f535453 00000000 78706120 MAXHOSTS....xpa │ │ │ │ - 0x000016f8 6d657373 61676520 6275733a 0a000000 message bus:.... │ │ │ │ - 0x00001708 7870616d 62000000 5850414d 42000000 xpamb...XPAMB... │ │ │ │ - 0x00001718 58504124 4552524f 523a2063 6f756c64 XPA$ERROR: could │ │ │ │ - 0x00001728 206e6f74 20637265 61746520 7870616d not create xpam │ │ │ │ - 0x00001738 62206163 63657373 20706f69 6e740a00 b access point.. │ │ │ │ - 0x00001748 09657869 74207072 6f677261 6d000000 .exit program... │ │ │ │ - 0x00001758 2d657869 74000000 66696c6c 6275663d -exit...fillbuf= │ │ │ │ - 0x00001768 66616c73 65000000 3e000000 41000000 false...>...A... │ │ │ │ - 0x00001778 0c000000 41000000 11000000 41000000 ....A.......A... │ │ │ │ - 0x00001788 27000000 41000000 36000000 41000000 '...A...6...A... │ │ │ │ - 0x00001798 03000000 41000000 06000000 41000000 ....A.......A... │ │ │ │ - 0x000017a8 15000000 41000000 0f000000 41000000 ....A.......A... │ │ │ │ - 0x000017b8 0e000000 41000000 26000000 41000000 ....A...&...A... │ │ │ │ - 0x000017c8 13000000 41000000 29000000 41000000 ....A...)...A... │ │ │ │ - 0x000017d8 02000000 41000000 19000000 41000000 ....A.......A... │ │ │ │ - 0x000017e8 0a000000 41000000 0b000000 41000000 ....A.......A... │ │ │ │ - 0x000017f8 00000000 00000000 ........ │ │ │ │ + 0x000105ac 01000200 3e000000 41000000 0c000000 ....>...A....... │ │ │ │ + 0x000105bc 41000000 11000000 41000000 27000000 A.......A...'... │ │ │ │ + 0x000105cc 41000000 36000000 41000000 03000000 A...6...A....... │ │ │ │ + 0x000105dc 41000000 06000000 41000000 15000000 A.......A....... │ │ │ │ + 0x000105ec 41000000 0f000000 41000000 0e000000 A.......A....... │ │ │ │ + 0x000105fc 41000000 26000000 41000000 13000000 A...&...A....... │ │ │ │ + 0x0001060c 41000000 29000000 41000000 02000000 A...)...A....... │ │ │ │ + 0x0001061c 41000000 19000000 41000000 0a000000 A.......A....... │ │ │ │ + 0x0001062c 41000000 0b000000 41000000 00000000 A.......A....... │ │ │ │ + 0x0001063c 00000000 25730973 697a653a 09092564 ....%s.size:..%d │ │ │ │ + 0x0001064c 0a096372 65617465 643a0925 73000000 ..created:.%s... │ │ │ │ + 0x0001065c 09696e66 6f3a0909 25730a00 2d646174 .info:..%s..-dat │ │ │ │ + 0x0001066c 61000000 2d696e66 6f000000 6d697373 a...-info...miss │ │ │ │ + 0x0001067c 696e6720 7870616d 6220656e 74727920 ing xpamb entry │ │ │ │ + 0x0001068c 6e616d65 00000000 77726974 696e6720 name....writing │ │ │ │ + 0x0001069c 64617461 20666f72 20787061 6d622065 data for xpamb e │ │ │ │ + 0x000106ac 6e747279 3a202573 00000000 756e6b6e ntry: %s....unkn │ │ │ │ + 0x000106bc 6f776e20 7870616d 6220656e 7472793a own xpamb entry: │ │ │ │ + 0x000106cc 20257300 2d616464 00000000 2d726570 %s.-add....-rep │ │ │ │ + 0x000106dc 6c616365 00000000 2d64656c 00000000 lace....-del.... │ │ │ │ + 0x000106ec 2d73656e 64000000 7870616d 6220656e -send...xpamb en │ │ │ │ + 0x000106fc 74727920 616c7265 61647920 65786973 try already exis │ │ │ │ + 0x0001070c 74733a20 25730000 63616e27 7420616c ts: %s..can't al │ │ │ │ + 0x0001071c 6c6f6361 7465206d 656d6f72 7920666f locate memory fo │ │ │ │ + 0x0001072c 72207870 616d6220 656e7472 793a2025 r xpamb entry: % │ │ │ │ + 0x0001073c 73000000 63616e27 7420616c 6c6f6361 s...can't alloca │ │ │ │ + 0x0001074c 7465206d 656d6f72 7920666f 72207870 te memory for xp │ │ │ │ + 0x0001075c 616d6220 62756666 65723a20 25730000 amb buffer: %s.. │ │ │ │ + 0x0001076c 63616e27 74206465 6c657465 20756e6b can't delete unk │ │ │ │ + 0x0001077c 6e6f776e 20787061 6d622065 6e747279 nown xpamb entry │ │ │ │ + 0x0001078c 3a202573 00000000 2d2d7665 7273696f : %s....--versio │ │ │ │ + 0x0001079c 6e000000 322e312e 32300000 5850415f n...2.1.20..XPA_ │ │ │ │ + 0x000107ac 4d415848 4f535453 00000000 78706120 MAXHOSTS....xpa │ │ │ │ + 0x000107bc 6d657373 61676520 6275733a 0a000000 message bus:.... │ │ │ │ + 0x000107cc 7870616d 62000000 5850414d 42000000 xpamb...XPAMB... │ │ │ │ + 0x000107dc 58504124 4552524f 523a2063 6f756c64 XPA$ERROR: could │ │ │ │ + 0x000107ec 206e6f74 20637265 61746520 7870616d not create xpam │ │ │ │ + 0x000107fc 62206163 63657373 20706f69 6e740a00 b access point.. │ │ │ │ + 0x0001080c 09657869 74207072 6f677261 6d000000 .exit program... │ │ │ │ + 0x0001081c 2d657869 74000000 66696c6c 6275663d -exit...fillbuf= │ │ │ │ + 0x0001082c 66616c73 65000000 67697361 00000000 false...gisa.... │ │ │ │ + 0x0001083c 3f000000 25640a00 2e626500 756e6b6e ?...%d...be.unkn │ │ │ │ + 0x0001084c 6f776e00 58504124 5741524e 494e473a own.XPA$WARNING: │ │ │ │ + 0x0001085c 20766572 73696f6e 206d6973 6d617463 version mismatc │ │ │ │ + 0x0001086c 68206465 74656374 65642062 65747765 h detected betwe │ │ │ │ + 0x0001087c 656e2058 50412d65 6e61626c 65642073 en XPA-enabled s │ │ │ │ + 0x0001088c 65727665 72202825 73290a00 616e6420 erver (%s)..and │ │ │ │ + 0x0001089c 7870616e 73202825 73292e00 20596f75 xpans (%s).. You │ │ │ │ + 0x000108ac 2070726f 6261626c 79207769 6c6c2067 probably will g │ │ │ │ + 0x000108bc 65742062 61642072 6573756c 74732e0a et bad results.. │ │ │ │ + 0x000108cc 00000000 506c6561 73652063 6f6e7369 ....Please consi │ │ │ │ + 0x000108dc 64657220 75706461 74696e67 20585041 der updating XPA │ │ │ │ + 0x000108ec 20746f20 6d617463 68207468 65205850 to match the XP │ │ │ │ + 0x000108fc 412d656e 61626c65 64207365 72766572 A-enabled server │ │ │ │ + 0x0001090c 20796f75 20617265 2072756e 6e696e67 you are running │ │ │ │ + 0x0001091c 2e0a0000 5850415f 4d455448 4f440000 ....XPA_METHOD.. │ │ │ │ + 0x0001092c 696e6574 00000000 6c6f6361 6c686f73 inet....localhos │ │ │ │ + 0x0001093c 74000000 756e6978 00000000 6c6f6361 t...unix....loca │ │ │ │ + 0x0001094c 6c000000 5850415f 53484f52 545f5449 l...XPA_SHORT_TI │ │ │ │ + 0x0001095c 4d454f55 54000000 5850415f 4c4f4e47 MEOUT...XPA_LONG │ │ │ │ + 0x0001096c 5f54494d 454f5554 00000000 5850415f _TIMEOUT....XPA_ │ │ │ │ + 0x0001097c 434f4e4e 4543545f 54494d45 4f555400 CONNECT_TIMEOUT. │ │ │ │ + 0x0001098c 5850415f 4e534445 4c415900 5850415f XPA_NSDELAY.XPA_ │ │ │ │ + 0x0001099c 52455452 49455300 5850415f 56455242 RETRIES.XPA_VERB │ │ │ │ + 0x000109ac 4f534954 59000000 5850415f 41434c00 OSITY...XPA_ACL. │ │ │ │ + 0x000109bc 5850415f 54494d45 5354414d 505f4552 XPA_TIMESTAMP_ER │ │ │ │ + 0x000109cc 524f5253 00000000 5850415f 4e535245 RORS....XPA_NSRE │ │ │ │ + 0x000109dc 47495354 45520000 5850415f 53494755 GISTER..XPA_SIGU │ │ │ │ + 0x000109ec 53523100 5850415f 56455253 494f4e43 SR1.XPA_VERSIONC │ │ │ │ + 0x000109fc 4845434b 00000000 5850415f 494f4341 HECK....XPA_IOCA │ │ │ │ + 0x00010a0c 4c4c5358 50410000 5850415f 544d5044 LLSXPA..XPA_TMPD │ │ │ │ + 0x00010a1c 49520000 544d5000 2f746d70 2f2e7870 IR..TMP./tmp/.xp │ │ │ │ + 0x00010a2c 61000000 2a000000 24706f72 74000000 a...*...$port... │ │ │ │ + 0x00010a3c 5850415f 4e53494e 45540000 24686f73 XPA_NSINET..$hos │ │ │ │ + 0x00010a4c 743a2470 6f727400 2c000000 5850415f t:$port.,...XPA_ │ │ │ │ + 0x00010a5c 4e53554e 49580000 7870616e 735f756e NSUNIX..xpans_un │ │ │ │ + 0x00010a6c 69780000 25732f25 73000000 2e787061 ix..%s/%s....xpa │ │ │ │ + 0x00010a7c 2d256400 25732058 5041244f 4b202825 -%d.%s XPA$OK (% │ │ │ │ + 0x00010a8c 733a2573 20257329 0a000000 20253032 s:%s %s).... %02 │ │ │ │ + 0x00010a9c 642f2530 32642f25 643a2564 3a25643a d/%02d/%d:%d:%d: │ │ │ │ + 0x00010aac 25640000 58504124 00000000 25732058 %d..XPA$....%s X │ │ │ │ + 0x00010abc 50412445 52524f52 20257320 2825733a PA$ERROR %s (%s: │ │ │ │ + 0x00010acc 25732025 73257329 0a000000 72657365 %s %s%s)....rese │ │ │ │ + 0x00010adc 74000000 6d697373 696e6720 6c6f6e67 t...missing long │ │ │ │ + 0x00010aec 2074696d 656f7574 2076616c 75650000 timeout value.. │ │ │ │ + 0x00010afc 6d697373 696e6720 73686f72 74207469 missing short ti │ │ │ │ + 0x00010b0c 6d656f75 74207661 6c756500 25732058 meout value.%s X │ │ │ │ + 0x00010b1c 5041244d 45535341 47452025 73202825 PA$MESSAGE %s (% │ │ │ │ + 0x00010b2c 733a2573 20257325 73290a00 20000000 s:%s %s%s).. ... │ │ │ │ + 0x00010b3c 73746174 75730a00 58504124 4f4b0000 status..XPA$OK.. │ │ │ │ + 0x00010b4c 5850415f 4e535553 45525300 24686f73 XPA_NSUSERS.$hos │ │ │ │ + 0x00010b5c 74000000 246c6f63 616c686f 73740000 t...$localhost.. │ │ │ │ + 0x00010b6c 58504124 4552524f 523a2069 6e76616c XPA$ERROR: inval │ │ │ │ + 0x00010b7c 69642068 6f737420 6e616d65 20737065 id host name spe │ │ │ │ + 0x00010b8c 63696669 65643a20 25732e0a 00000000 cified: %s...... │ │ │ │ + 0x00010b9c 50415448 00000000 78000000 7870616e PATH....x...xpan │ │ │ │ + 0x00010bac 73000000 2573202d 65202d70 20256420 s...%s -e -p %d │ │ │ │ + 0x00010bbc 2d6c2025 732f7870 616e735f 25642e6c -l %s/xpans_%d.l │ │ │ │ + 0x00010bcc 6f670000 2573202d 65202d66 20257320 og..%s -e -f %s │ │ │ │ + 0x00010bdc 2d6c2025 732e6c6f 67000000 76657273 -l %s.log...vers │ │ │ │ + 0x00010bec 696f6e20 25730a00 58504124 56455253 ion %s..XPA$VERS │ │ │ │ + 0x00010bfc 494f4e00 756e6b6e 6f776e2f 7072652d ION.unknown/pre- │ │ │ │ + 0x00010c0c 322e3120 286e6f76 65727369 6f6e2900 2.1 (noversion). │ │ │ │ + 0x00010c1c 756e6b6e 6f776e2f 7072652d 322e3120 unknown/pre-2.1 │ │ │ │ + 0x00010c2c 28626164 666f726d 61742900 58504124 (badformat).XPA$ │ │ │ │ + 0x00010c3c 5741524e 494e473a 20787061 6e73206e WARNING: xpans n │ │ │ │ + 0x00010c4c 65656473 20746f20 62652072 756e6e69 eeds to be runni │ │ │ │ + 0x00010c5c 6e67206f 6e207468 6973206d 61636869 ng on this machi │ │ │ │ + 0x00010c6c 6e652e0a 00000000 58504124 5741524e ne......XPA$WARN │ │ │ │ + 0x00010c7c 494e473a 20787061 6e73206e 65656473 ING: xpans needs │ │ │ │ + 0x00010c8c 20746f20 62652072 756e6e69 6e67206f to be running o │ │ │ │ + 0x00010c9c 6e206d61 6368696e 653a2000 7870616e n machine: .xpan │ │ │ │ + 0x00010cac 73202d65 202d7020 2564202d 6c202573 s -e -p %d -l %s │ │ │ │ + 0x00010cbc 2f787061 6e735f25 642e6c6f 67000000 /xpans_%d.log... │ │ │ │ + 0x00010ccc 7870616e 73202d65 202d6620 2573202d xpans -e -f %s - │ │ │ │ + 0x00010cdc 6c202573 2e6c6f67 00000000 506c6561 l %s.log....Plea │ │ │ │ + 0x00010cec 73652073 74617274 20787061 6e732075 se start xpans u │ │ │ │ + 0x00010cfc 73696e67 20746865 20636f6d 6d616e64 sing the command │ │ │ │ + 0x00010d0c 3a0a0925 730a0000 4f6e6365 20787061 :..%s...Once xpa │ │ │ │ + 0x00010d1c 6e732069 73207275 6e6e696e 672c2072 ns is running, r │ │ │ │ + 0x00010d2c 65676973 74657220 616c6c20 78706173 egister all xpas │ │ │ │ + 0x00010d3c 20696e20 74686973 2070726f 63657373 in this process │ │ │ │ + 0x00010d4c 20757369 6e673a0a 00000000 09787061 using:......xpa │ │ │ │ + 0x00010d5c 73657420 2d702025 73202d6e 73636f6e set -p %s -nscon │ │ │ │ + 0x00010d6c 6e656374 0a000000 466f7220 6e6f772c nect....For now, │ │ │ │ + 0x00010d7c 20636f6e 74616374 20257320 7573696e contact %s usin │ │ │ │ + 0x00010d8c 673a0000 20787061 73657420 2573202e g:.. xpaset %s . │ │ │ │ + 0x00010d9c 2e206f72 20787061 67657420 2573202e . or xpaget %s . │ │ │ │ + 0x00010dac 2e0a0000 61646400 61646470 726f7879 ....add.addproxy │ │ │ │ + 0x00010dbc 00000000 5850415f 4c4f474e 414d4500 ....XPA_LOGNAME. │ │ │ │ + 0x00010dcc 25732025 73202573 3a257320 25732025 %s %s %s:%s %s % │ │ │ │ + 0x00010ddc 730a0000 58504124 45584953 54530000 s...XPA$EXISTS.. │ │ │ │ + 0x00010dec 64656c00 64656c70 726f7879 00000000 del.delproxy.... │ │ │ │ + 0x00010dfc 25735f64 61746100 58504124 4552524f %s_data.XPA$ERRO │ │ │ │ + 0x00010e0c 523a2063 6c617373 20646573 69676e61 R: class designa │ │ │ │ + 0x00010e1c 746f7220 746f6f20 6c6f6e67 0a000000 tor too long.... │ │ │ │ + 0x00010e2c 58504124 4552524f 523a206e 616d6520 XPA$ERROR: name │ │ │ │ + 0x00010e3c 64657369 676e6174 6f722074 6f6f206c designator too l │ │ │ │ + 0x00010e4c 6f6e670a 00000000 58504124 4552524f ong.....XPA$ERRO │ │ │ │ + 0x00010e5c 523a2072 65717569 72657320 73656e64 R: requires send │ │ │ │ + 0x00010e6c 20616e64 2f6f7220 72656365 69766520 and/or receive │ │ │ │ + 0x00010e7c 63616c6c 6261636b 0a000000 62696700 callback....big. │ │ │ │ + 0x00010e8c 6c697474 6c650000 66726565 62756600 little..freebuf. │ │ │ │ + 0x00010e9c 61636c00 66696c6c 62756600 25783a25 acl.fillbuf.%x:% │ │ │ │ + 0x00010eac 64000000 25735f25 732e2564 00000000 d...%s_%s.%d.... │ │ │ │ + 0x00010ebc 5850414e 65770000 58504124 4552524f XPANew..XPA$ERRO │ │ │ │ + 0x00010ecc 523a2072 65717569 72657320 696e666f R: requires info │ │ │ │ + 0x00010edc 2063616c 6c626163 6b0a0000 69000000 callback...i... │ │ │ │ + 0x00010eec 5850414e 53000000 4e4f4e45 00000000 XPANS...NONE.... │ │ │ │ + 0x00010efc 6c6f6f6b 75702025 733a2573 20257320 lookup %s:%s %s │ │ │ │ + 0x00010f0c 25730a00 25732025 73202573 20257320 %s..%s %s %s %s │ │ │ │ + 0x00010f1c 25732025 730a0000 74656c6e 65740000 %s %s...telnet.. │ │ │ │ + 0x00010f2c 456e7465 72696e67 2074656c 6e657420 Entering telnet │ │ │ │ + 0x00010f3c 6d6f6465 202e2e2e 0a000000 68656c70 mode .......help │ │ │ │ + 0x00010f4c 00000000 78706173 65747c78 70616765 ....xpaset|xpage │ │ │ │ + 0x00010f5c 747c7870 61696e66 6f7c7870 61616363 t|xpainfo|xpaacc │ │ │ │ + 0x00010f6c 65737320 5b737769 74636865 735d2063 ess [switches] c │ │ │ │ + 0x00010f7c 6c617373 3a6e616d 65205b70 6172616d lass:name [param │ │ │ │ + 0x00010f8c 735d0a00 73776974 63686573 3a0a0000 s]..switches:... │ │ │ │ + 0x00010f9c 092d6109 09636c69 656e7420 77616e74 .-a..client want │ │ │ │ + 0x00010fac 7320746f 20616363 65707428 29206461 s to accept() da │ │ │ │ + 0x00010fbc 74612063 6f6e6e65 6374696f 6e0a0000 ta connection... │ │ │ │ + 0x00010fcc 092d6520 3c627c6c 3e09636c 69656e74 .-e .client │ │ │ │ + 0x00010fdc 20656e64 69616e2d 6e657373 3a206269 endian-ness: bi │ │ │ │ + 0x00010fec 67286229 206f7220 6c697474 6c65286c g(b) or little(l │ │ │ │ + 0x00010ffc 290a0000 092d6920 69640909 636c6965 )....-i id..clie │ │ │ │ + 0x0001100c 6e742069 64207374 72696e67 0a000000 nt id string.... │ │ │ │ + 0x0001101c 092d7020 3c70726f 7879696e 666f3e09 .-p . │ │ │ │ + 0x0001102c 0966726f 6d207870 616e7320 28652e67 .from xpans (e.g │ │ │ │ + 0x0001103c 2e2c2066 6f722070 726f7879 2070726f ., for proxy pro │ │ │ │ + 0x0001104c 63657373 696e6729 0a000000 092d6e09 cessing).....-n. │ │ │ │ + 0x0001105c 09646f6e 27742061 636b2062 61636b20 .don't ack back │ │ │ │ + 0x0001106c 746f2063 6c69656e 740a0000 092d7409 to client....-t. │ │ │ │ + 0x0001107c 09656e74 65722074 656c6e65 74206d6f .enter telnet mo │ │ │ │ + 0x0001108c 64652028 6c6f6361 6c206f6e 6c79290a de (local only). │ │ │ │ + 0x0001109c 00000000 78706173 65740000 78706167 ....xpaset..xpag │ │ │ │ + 0x000110ac 65740000 78706169 6e666f00 78706161 et..xpainfo.xpaa │ │ │ │ + 0x000110bc 63636573 73000000 78706164 61746100 ccess...xpadata. │ │ │ │ + 0x000110cc 78706161 63636570 74000000 7870616e xpaaccept...xpan │ │ │ │ + 0x000110dc 61676c65 00000000 2d610000 2d650000 agle....-a..-e.. │ │ │ │ + 0x000110ec 2d660000 25700000 2d690000 2d6e0000 -f..%p..-i..-n.. │ │ │ │ + 0x000110fc 2d700000 2d740000 25736125 73000000 -p..-t..%sa%s... │ │ │ │ + 0x0001110c 25732058 50412444 41544120 61636365 %s XPA$DATA acce │ │ │ │ + 0x0001111c 70742025 70202564 20282573 3a257320 pt %p %d (%s:%s │ │ │ │ + 0x0001112c 2573290a 00000000 25732058 50412444 %s).....%s XPA$D │ │ │ │ + 0x0001113c 41544120 636f6e6e 65637420 25702025 ATA connect %p % │ │ │ │ + 0x0001114c 64202825 733a2573 20257329 0a000000 d (%s:%s %s).... │ │ │ │ + 0x0001115c 25732058 5041244e 4f444154 41202825 %s XPA$NODATA (% │ │ │ │ + 0x0001116c 733a2573 20257329 0a000000 58504120 s:%s %s)....XPA │ │ │ │ + 0x0001117c 636f756c 64206e6f 74207772 69746520 could not write │ │ │ │ + 0x0001118c 64617461 20746f20 636c6965 6e740000 data to client.. │ │ │ │ + 0x0001119c 6572726f 72206465 74656374 65642069 error detected i │ │ │ │ + 0x000111ac 6e207365 6e642063 616c6c62 61636b20 n send callback │ │ │ │ + 0x000111bc 726f7574 696e6500 6572726f 72206465 routine.error de │ │ │ │ + 0x000111cc 74656374 65642069 6e207265 63656976 tected in receiv │ │ │ │ + 0x000111dc 65206361 6c6c6261 636b2072 6f757469 e callback routi │ │ │ │ + 0x000111ec 6e650000 6e6f2073 656e6420 63616c6c ne..no send call │ │ │ │ + 0x000111fc 6261636b 2028692e 652e2c20 63616e27 back (i.e., can' │ │ │ │ + 0x0001120c 74207870 61676574 29000000 6e6f2069 t xpaget)...no i │ │ │ │ + 0x0001121c 6e666f20 63616c6c 6261636b 2028692e nfo callback (i. │ │ │ │ + 0x0001122c 652e2c20 63616e27 74207870 61696e66 e., can't xpainf │ │ │ │ + 0x0001123c 6f290000 6e6f2072 65636569 76652063 o)..no receive c │ │ │ │ + 0x0001124c 616c6c62 61636b20 28692e65 2e2c2063 allback (i.e., c │ │ │ │ + 0x0001125c 616e2774 20787061 73657429 00000000 an't xpaset).... │ │ │ │ + 0x0001126c 756e6b6e 6f776e20 78706120 61636365 unknown xpa acce │ │ │ │ + 0x0001127c 73732074 79706500 58504150 6f6c6c28 ss type.XPAPoll( │ │ │ │ + 0x0001128c 29207365 6c656374 00000000 5850414d ) select....XPAM │ │ │ │ + 0x0001129c 61696e4c 6f6f7028 29207365 6c656374 ainLoop() select │ │ │ │ + 0x000112ac 00000000 6f682c20 77686174 2061206d ....oh, what a m │ │ │ │ + 0x000112bc 65737320 77652776 65206d61 64652100 ess we've made!. │ │ │ │ + 0x000112cc 61757468 656e7469 63617469 6f6e2066 authentication f │ │ │ │ + 0x000112dc 61696c65 64000000 78706120 636f6e6e ailed...xpa conn │ │ │ │ + 0x000112ec 65637469 6f6e2072 65667573 65640000 ection refused.. │ │ │ │ + 0x000112fc 63616e27 74207265 736f6c76 6520686f can't resolve ho │ │ │ │ + 0x0001130c 7374206e 616d6520 666f7220 78706100 st name for xpa. │ │ │ │ + 0x0001131c 63616e27 74207265 61642069 6e697469 can't read initi │ │ │ │ + 0x0001132c 616c697a 6174696f 6e20696e 666f2066 alization info f │ │ │ │ + 0x0001133c 6f722078 70610000 696e7661 6c696420 or xpa..invalid │ │ │ │ + 0x0001134c 78706120 636f6d6d 616e6420 696e2069 xpa command in i │ │ │ │ + 0x0001135c 6e697469 616c697a 6174696f 6e207374 nitialization st │ │ │ │ + 0x0001136c 72696e67 00000000 6e6f2072 65636569 ring....no recei │ │ │ │ + 0x0001137c 76652066 756e6374 696f6e20 64656669 ve function defi │ │ │ │ + 0x0001138c 6e656420 666f7220 74686973 20787061 ned for this xpa │ │ │ │ + 0x0001139c 00000000 6e6f2073 656e6420 66756e63 ....no send func │ │ │ │ + 0x000113ac 74696f6e 20646566 696e6564 20666f72 tion defined for │ │ │ │ + 0x000113bc 20746869 73207870 61000000 6e6f2069 this xpa...no i │ │ │ │ + 0x000113cc 6e666f20 66756e63 74696f6e 20646566 nfo function def │ │ │ │ + 0x000113dc 696e6564 20666f72 20746869 73207870 ined for this xp │ │ │ │ + 0x000113ec 61000000 756e6465 66696e65 6420636f a...undefined co │ │ │ │ + 0x000113fc 6d6d616e 6420666f 72207468 69732078 mmand for this x │ │ │ │ + 0x0001140c 70610000 6d697373 696e6720 636f6d6d pa..missing comm │ │ │ │ + 0x0001141c 616e6420 666f7220 74686973 20787061 and for this xpa │ │ │ │ + 0x0001142c 00000000 6e616d65 20646f65 73206e6f ....name does no │ │ │ │ + 0x0001143c 74206d61 74636820 74617267 65742074 t match target t │ │ │ │ + 0x0001144c 656d706c 61746500 63616e27 74206372 emplate.can't cr │ │ │ │ + 0x0001145c 65617465 20646174 61206368 616e6e65 eate data channe │ │ │ │ + 0x0001146c 6c20736f 636b6574 00000000 636f756c l socket....coul │ │ │ │ + 0x0001147c 64206e6f 74207265 61642064 61746120 d not read data │ │ │ │ + 0x0001148c 62756620 28706f73 7369626c 65207469 buf (possible ti │ │ │ │ + 0x0001149c 6d656f75 74290000 696c6c65 67616c20 meout)..illegal │ │ │ │ + 0x000114ac 636f6d6d 616e6420 6f722063 6f6d6d61 command or comma │ │ │ │ + 0x000114bc 6e642073 77697463 68000000 656e6400 nd switch...end. │ │ │ │ + 0x000114cc 65786563 00000000 2d616c6c 00000000 exec....-all.... │ │ │ │ + 0x000114dc 25733d25 73000000 58504120 73657465 %s=%s...XPA sete │ │ │ │ + 0x000114ec 6e762072 65717569 72657320 6e616d65 nv requires name │ │ │ │ + 0x000114fc 20616e64 2076616c 75652070 6169720a and value pair. │ │ │ │ + 0x0001150c 00000000 58504120 76657273 696f6e3a ....XPA version: │ │ │ │ + 0x0001151c 2025730a 00000000 25733a09 25730a00 %s.....%s:.%s.. │ │ │ │ + 0x0001152c 25733a09 286e6f20 68656c70 20617661 %s:.(no help ava │ │ │ │ + 0x0001153c 696c6162 6c65290a 00000000 3b000000 ilable).....;... │ │ │ │ + 0x0001154c 2d766572 73696f6e 00000000 58504120 -version....XPA │ │ │ │ + 0x0001155c 636f6d6d 616e6473 20666f72 2025733a commands for %s: │ │ │ │ + 0x0001156c 25730a09 0920206f 7074696f 6e733a20 %s... options: │ │ │ │ + 0x0001157c 73656520 2d68656c 70000000 75736562 see -help...useb │ │ │ │ + 0x0001158c 75660000 09676574 20287365 74292074 uf...get (set) t │ │ │ │ + 0x0001159c 68652061 63636573 7320636f 6e74726f he access contro │ │ │ │ + 0x000115ac 6c206c69 73740a09 0920206f 7074696f l list... optio │ │ │ │ + 0x000115bc 6e733a20 686f7374 20747970 65206163 ns: host type ac │ │ │ │ + 0x000115cc 6c000000 2d61636c 00000000 09676574 l...-acl.....get │ │ │ │ + 0x000115dc 20287365 74292061 6e20656e 7669726f (set) an enviro │ │ │ │ + 0x000115ec 6e6d656e 74207661 72696162 6c650a09 nment variable.. │ │ │ │ + 0x000115fc 0920206f 7074696f 6e733a20 6e616d65 . options: name │ │ │ │ + 0x0001160c 20287661 6c756529 00000000 2d656e76 (value)....-env │ │ │ │ + 0x0001161c 00000000 09657865 63757465 20636f6d .....execute com │ │ │ │ + 0x0001162c 6d616e64 73206672 6f6d2062 75666665 mands from buffe │ │ │ │ + 0x0001163c 720a0909 20206f70 74696f6e 733a206e r... options: n │ │ │ │ + 0x0001164c 6f6e6500 2d657865 63000000 09726574 one.-exec....ret │ │ │ │ + 0x0001165c 75726e20 68656c70 20737472 696e6720 urn help string │ │ │ │ + 0x0001166c 666f7220 73706563 69666965 64205850 for specified XP │ │ │ │ + 0x0001167c 410a0909 20206f70 74696f6e 733a2063 A... options: c │ │ │ │ + 0x0001168c 6d64206e 616d6520 28636f6d 6d616e64 md name (command │ │ │ │ + 0x0001169c 73206f6e 6c792900 09676574 20287365 s only)..get (se │ │ │ │ + 0x000116ac 7429206c 6f6e6720 74696d65 6f75740a t) long timeout. │ │ │ │ + 0x000116bc 09092020 6f707469 6f6e733a 20736563 .. options: sec │ │ │ │ + 0x000116cc 6f6e6473 7c726573 65740000 2d6c7469 onds|reset..-lti │ │ │ │ + 0x000116dc 6d656f75 74000000 0972652d 65737461 meout....re-esta │ │ │ │ + 0x000116ec 626c6973 68206e61 6d652073 65727665 blish name serve │ │ │ │ + 0x000116fc 7220636f 6e6e6563 74696f6e 20746f20 r connection to │ │ │ │ + 0x0001170c 74686973 20585041 0a090920 206f7074 this XPA... opt │ │ │ │ + 0x0001171c 696f6e73 3a202d61 6c6c0000 2d6e7363 ions: -all..-nsc │ │ │ │ + 0x0001172c 6f6e6e65 63740000 09627265 616b206e onnect...break n │ │ │ │ + 0x0001173c 616d6520 73657276 65722063 6f6e6e65 ame server conne │ │ │ │ + 0x0001174c 6374696f 6e20746f 20746869 73205850 ction to this XP │ │ │ │ + 0x0001175c 410a0909 20206f70 74696f6e 733a202d A... options: - │ │ │ │ + 0x0001176c 616c6c00 2d6e7364 6973636f 6e6e6563 all.-nsdisconnec │ │ │ │ + 0x0001177c 74000000 09636f6e 6e656374 20746f20 t....connect to │ │ │ │ + 0x0001178c 72656d6f 7465206e 616d6520 73657276 remote name serv │ │ │ │ + 0x0001179c 69636520 77697468 20737065 63696669 ice with specifi │ │ │ │ + 0x000117ac 65642061 636c200a 09092020 6f707469 ed acl ... opti │ │ │ │ + 0x000117bc 6f6e733a 20686f73 743a706f 7274202b ons: host:port + │ │ │ │ + 0x000117cc 7c2d7c61 636c202d 70726f78 79000000 |-|acl -proxy... │ │ │ │ + 0x000117dc 2d72656d 6f746500 09736574 2f676574 -remote..set/get │ │ │ │ + 0x000117ec 20636c69 70626f61 72642069 6e666f72 clipboard infor │ │ │ │ + 0x000117fc 6d617469 6f6e200a 09092020 6f707469 mation ... opti │ │ │ │ + 0x0001180c 6f6e733a 205b636d 645d206e 616d6500 ons: [cmd] name. │ │ │ │ + 0x0001181c 2d636c69 70626f61 72640000 09676574 -clipboard...get │ │ │ │ + 0x0001182c 20287365 74292073 686f7274 2074696d (set) short tim │ │ │ │ + 0x0001183c 656f7574 0a090920 206f7074 696f6e73 eout... options │ │ │ │ + 0x0001184c 3a207365 636f6e64 737c7265 73657400 : seconds|reset. │ │ │ │ + 0x0001185c 2d737469 6d656f75 74000000 09726574 -stimeout....ret │ │ │ │ + 0x0001186c 75726e20 58504120 76657273 696f6e20 urn XPA version │ │ │ │ + 0x0001187c 73747269 6e670a09 0920206f 7074696f string... optio │ │ │ │ + 0x0001188c 6e733a20 6e6f6e65 00000000 2d000000 ns: none....-... │ │ │ │ + 0x0001189c 25733a25 73202573 2025730a 00000000 %s:%s %s %s..... │ │ │ │ + 0x000118ac 25733a25 73202573 0a000000 696e7661 %s:%s %s....inva │ │ │ │ + 0x000118bc 6c696420 61636c3a 2025730a 00000000 lid acl: %s..... │ │ │ │ + 0x000118cc 24484f4d 452f6163 6c732e78 70610000 $HOME/acls.xpa.. │ │ │ │ + 0x000118dc 2a3a2a20 24686f73 74202b3b 202a3a2a *:* $host +; *:* │ │ │ │ + 0x000118ec 20246c6f 63616c68 6f737420 2b000000 $localhost +... │ │ │ │ + 0x000118fc 5850415f 41434c46 494c4500 5850415f XPA_ACLFILE.XPA_ │ │ │ │ + 0x0001190c 44454641 434c0000 686f7374 00000000 DEFACL..host.... │ │ │ │ + 0x0001191c 72000000 25732025 783a2564 0a000000 r...%s %x:%d.... │ │ │ │ + 0x0001192c 3a24706f 72740000 25733a25 73202573 :$port..%s:%s %s │ │ │ │ + 0x0001193c 20257300 70726f78 793d7472 75650000 %s.proxy=true.. │ │ │ │ + 0x0001194c 72656d6f 74652072 65717569 72657320 remote requires │ │ │ │ + 0x0001195c 74686174 20585041 5f4d4554 484f4420 that XPA_METHOD │ │ │ │ + 0x0001196c 62652027 696e6574 270a0000 2d70726f be 'inet'...-pro │ │ │ │ + 0x0001197c 78790000 72656d6f 74652078 70616e73 xy..remote xpans │ │ │ │ + 0x0001198c 20257320 6661696c 65642074 6f207072 %s failed to pr │ │ │ │ + 0x0001199c 6f636573 73202573 0a000000 73796e74 ocess %s....synt │ │ │ │ + 0x000119ac 61782065 72726f72 3a202d72 656d6f74 ax error: -remot │ │ │ │ + 0x000119bc 6520686f 73746e61 6d653a70 6f727420 e hostname:port │ │ │ │ + 0x000119cc 5b61636c 5d205b2d 70726f78 795d0a00 [acl] [-proxy].. │ │ │ │ + 0x000119dc 58504120 636c6970 626f6172 64207265 XPA clipboard re │ │ │ │ + 0x000119ec 71756972 65733a20 6164647c 61707065 quires: add|appe │ │ │ │ + 0x000119fc 6e647c64 656c6574 65206e61 6d650a00 nd|delete name.. │ │ │ │ + 0x00011a0c 58504120 636c6970 626f6172 6420696e XPA clipboard in │ │ │ │ + 0x00011a1c 76616c69 6420636d 64206f72 206e616d valid cmd or nam │ │ │ │ + 0x00011a2c 653a2025 73202573 0a000000 58504120 e: %s %s....XPA │ │ │ │ + 0x00011a3c 636c6970 626f6172 64207265 71756972 clipboard requir │ │ │ │ + 0x00011a4c 65733a20 6e616d65 0a000000 58504120 es: name....XPA │ │ │ │ + 0x00011a5c 636c6970 626f6172 6420696e 76616c69 clipboard invali │ │ │ │ + 0x00011a6c 64206e61 6d653a20 25730a00 24484f4d d name: %s..$HOM │ │ │ │ + 0x00011a7c 452f706f 7274732e 78706100 5850415f E/ports.xpa.XPA_ │ │ │ │ + 0x00011a8c 504f5254 46494c45 00000000 5850415f PORTFILE....XPA_ │ │ │ │ + 0x00011a9c 504f5254 00000000 5850415f 484f5354 PORT....XPA_HOST │ │ │ │ + 0x00011aac 00000000 6c6f6361 6c686f73 742e6c6f ....localhost.lo │ │ │ │ + 0x00011abc 63616c64 6f6d6169 6e000000 58504124 caldomain...XPA$ │ │ │ │ + 0x00011acc 5741524e 494e473a 2070726f 746f636f WARNING: protoco │ │ │ │ + 0x00011adc 6c206d69 736d6174 6368202d 206d6973 l mismatch - mis │ │ │ │ + 0x00011aec 73696e67 2069640a 25730000 58504124 sing id.%s..XPA$ │ │ │ │ + 0x00011afc 5741524e 494e473a 2069676e 6f72696e WARNING: ignorin │ │ │ │ + 0x00011b0c 67206f75 74206f66 2073796e 63207365 g out of sync se │ │ │ │ + 0x00011b1c 72766572 206d6573 73616765 3a0a0000 rver message:... │ │ │ │ + 0x00011b2c 58504124 5741524e 494e473a 206e6f20 XPA$WARNING: no │ │ │ │ + 0x00011b3c 7265706c 79206672 6f6d2073 65727665 reply from serve │ │ │ │ + 0x00011b4c 72206361 6c6c6261 636b2028 61737375 r callback (assu │ │ │ │ + 0x00011b5c 6d696e67 204f4b29 0a000000 58504124 ming OK)....XPA$ │ │ │ │ + 0x00011b6c 42454749 4e202573 3a257320 25730a00 BEGIN %s:%s %s.. │ │ │ │ + 0x00011b7c 7761726e 696e673a 20585041 20636c69 warning: XPA cli │ │ │ │ + 0x00011b8c 656e7420 63616e27 74207772 69746520 ent can't write │ │ │ │ + 0x00011b9c 68656164 65720a00 7761726e 696e673a header..warning: │ │ │ │ + 0x00011bac 20585041 20636c69 656e7420 63616e27 XPA client can' │ │ │ │ + 0x00011bbc 74207772 69746520 64617461 0a000000 t write data.... │ │ │ │ + 0x00011bcc 58504124 454e4420 20202573 3a257320 XPA$END %s:%s │ │ │ │ + 0x00011bdc 25730a00 78706161 63636570 74202573 %s..xpaaccept %s │ │ │ │ + 0x00011bec 20282573 3a257320 2573290a 00000000 (%s:%s %s)..... │ │ │ │ + 0x00011bfc 61636b00 76657269 66790000 25632564 ack.verify..%c%d │ │ │ │ + 0x00011c0c 00000000 202d6100 202d6520 25730000 .... -a. -e %s.. │ │ │ │ + 0x00011c1c 202d6920 25730000 202d6e00 202d7020 -i %s.. -n. -p │ │ │ │ + 0x00011c2c 25730000 2025733a 25730000 58504124 %s.. %s:%s..XPA$ │ │ │ │ + 0x00011c3c 5741524e 494e473a 2050726f 746f636f WARNING: Protoco │ │ │ │ + 0x00011c4c 6c206d69 736d6174 63683a20 69640a25 l mismatch: id.% │ │ │ │ + 0x00011c5c 73000000 58504124 5741524e 494e473a s...XPA$WARNING: │ │ │ │ + 0x00011c6c 206d6973 73696e67 20425546 20726571 missing BUF req │ │ │ │ + 0x00011c7c 75657374 0a257300 58504124 4e4f4441 uest.%s.XPA$NODA │ │ │ │ + 0x00011c8c 54410000 58504124 4e4f4255 46000000 TA..XPA$NOBUF... │ │ │ │ + 0x00011c9c 7870616e 61676c65 0a000000 58504124 xpanagle....XPA$ │ │ │ │ + 0x00011cac 44415441 00000000 58504124 42554600 DATA....XPA$BUF. │ │ │ │ + 0x00011cbc 58504124 5741524e 494e473a 206d6973 XPA$WARNING: mis │ │ │ │ + 0x00011ccc 73696e67 20444154 41207265 71756573 sing DATA reques │ │ │ │ + 0x00011cdc 74207479 70650a25 73000000 636f6e6e t type.%s...conn │ │ │ │ + 0x00011cec 65637400 61636365 70740000 58504124 ect.accept..XPA$ │ │ │ │ + 0x00011cfc 5741524e 494e473a 20696e76 616c6964 WARNING: invalid │ │ │ │ + 0x00011d0c 20646174 6120636f 6e6e6563 74696f6e data connection │ │ │ │ + 0x00011d1c 20726571 75657374 3a202573 20282573 request: %s (%s │ │ │ │ + 0x00011d2c 3a257329 0a000000 58504124 4552524f :%s)....XPA$ERRO │ │ │ │ + 0x00011d3c 523a206d 69737369 6e672064 61746120 R: missing data │ │ │ │ + 0x00011d4c 62756666 6572206d 6574686f 64202825 buffer method (% │ │ │ │ + 0x00011d5c 733a2573 2573290a 00000000 58504124 s:%s%s).....XPA$ │ │ │ │ + 0x00011d6c 4552524f 523a2062 61642073 6f636b65 ERROR: bad socke │ │ │ │ + 0x00011d7c 7420666f 72206461 74612063 68616e20 t for data chan │ │ │ │ + 0x00011d8c 2825733a 25732573 290a0000 58504120 (%s:%s%s)...XPA │ │ │ │ + 0x00011d9c 636c6965 6e742073 6f636b65 74000000 client socket... │ │ │ │ + 0x00011dac 58504124 4552524f 523a2063 616e2774 XPA$ERROR: can't │ │ │ │ + 0x00011dbc 20636f6e 6e656374 20746f20 64617461 connect to data │ │ │ │ + 0x00011dcc 20636861 6e202825 733a2573 2573290a chan (%s:%s%s). │ │ │ │ + 0x00011ddc 00000000 58504120 636c6965 6e742063 ....XPA client c │ │ │ │ + 0x00011dec 6f6e6e65 63740000 58504124 4552524f onnect..XPA$ERRO │ │ │ │ + 0x00011dfc 523a2075 6e6b6e6f 776e2063 6f6e6e65 R: unknown conne │ │ │ │ + 0x00011e0c 6374696f 6e206d65 74686f64 20282573 ction method (%s │ │ │ │ + 0x00011e1c 3a257325 73290a00 58504124 4552524f :%s%s)..XPA$ERRO │ │ │ │ + 0x00011e2c 523a2063 616e2774 20636f6e 6e656374 R: can't connect │ │ │ │ + 0x00011e3c 20746f20 70726f78 79207365 72766572 to proxy server │ │ │ │ + 0x00011e4c 20282573 3a257325 73290a00 58504124 (%s:%s%s)..XPA$ │ │ │ │ + 0x00011e5c 4552524f 523a206e 6f207265 73706f6e ERROR: no respon │ │ │ │ + 0x00011e6c 73652066 726f6d20 73657276 65722064 se from server d │ │ │ │ + 0x00011e7c 7572696e 67206861 6e647368 616b6520 uring handshake │ │ │ │ + 0x00011e8c 2825733a 25732573 290a0000 78706164 (%s:%s%s)...xpad │ │ │ │ + 0x00011e9c 61746120 2d662025 73202573 0a000000 ata -f %s %s.... │ │ │ │ + 0x00011eac 58504124 4552524f 523a2075 6e61626c XPA$ERROR: unabl │ │ │ │ + 0x00011ebc 6520746f 20697373 75652064 61746120 e to issue data │ │ │ │ + 0x00011ecc 72657175 6573743a 20257320 2825733a request: %s (%s: │ │ │ │ + 0x00011edc 25732573 290a0000 6e730000 28292c00 %s%s)...ns..(),. │ │ │ │ + 0x00011eec 6e737072 6f787900 58504124 4552524f nsproxy.XPA$ERRO │ │ │ │ + 0x00011efc 523a206e 6f207265 73706f6e 73652066 R: no response f │ │ │ │ + 0x00011f0c 726f6d20 73657276 6572206f 6e207072 rom server on pr │ │ │ │ + 0x00011f1c 6f787961 63636570 74202825 733a2573 oxyaccept (%s:%s │ │ │ │ + 0x00011f2c 2573290a 00000000 58504124 4552524f %s).....XPA$ERRO │ │ │ │ + 0x00011f3c 523a206e 6f207265 73706f6e 73652066 R: no response f │ │ │ │ + 0x00011f4c 726f6d20 73657276 6572206f 6e20636f rom server on co │ │ │ │ + 0x00011f5c 6e6e6563 74202825 733a2573 2573290a nnect (%s:%s%s). │ │ │ │ + 0x00011f6c 00000000 5850415f 434c4945 4e545f44 ....XPA_CLIENT_D │ │ │ │ + 0x00011f7c 4f585041 00000000 58504143 6c69656e OXPA....XPAClien │ │ │ │ + 0x00011f8c 744c6f6f 70282920 73656c65 63740000 tLoop() select.. │ │ │ │ + 0x00011f9c 58504124 4552524f 523a2069 6e76616c XPA$ERROR: inval │ │ │ │ + 0x00011fac 69642078 70612063 6c69656e 74206861 id xpa client ha │ │ │ │ + 0x00011fbc 6e646c65 0a000000 25733a25 73202573 ndle....%s:%s %s │ │ │ │ + 0x00011fcc 00000000 646f666f 726b0000 646f7870 ....dofork..doxp │ │ │ │ + 0x00011fdc 61000000 58504124 4552524f 523a206e a...XPA$ERROR: n │ │ │ │ + 0x00011fec 6f207265 73706f6e 73652066 726f6d20 o response from │ │ │ │ + 0x00011ffc 73657276 65722063 616c6c62 61636b20 server callback │ │ │ │ + 0x0001200c 2825733a 25732573 290a0000 4552524f (%s:%s%s)...ERRO │ │ │ │ + 0x0001201c 523a206e 6f206d6f 72652064 656c696d R: no more delim │ │ │ │ + 0x0001202c 69746572 20746162 6c657320 61766169 iter tables avai │ │ │ │ + 0x0001203c 6c61626c 650a0000 4552524f 523a206e lable...ERROR: n │ │ │ │ + 0x0001204c 6f206465 6c696d69 74657220 7461626c o delimiter tabl │ │ │ │ + 0x0001205c 65732074 6f207265 73746f72 650a0000 es to restore... │ │ │ │ + 0x0001206c 74727565 00000000 79657300 6f666600 true....yes.off. │ │ │ │ + 0x0001207c 4552524f 523a2063 616e2774 20616c6c ERROR: can't all │ │ │ │ + 0x0001208c 6f636174 65206d65 6d6f7279 20287861 ocate memory (xa │ │ │ │ + 0x0001209c 6c6c6f63 290a0000 2f000000 3a3b0000 lloc).../...:;.. │ │ │ │ + 0x000120ac 6674703a 2f2f0000 68747470 3a2f2f00 ftp://..http://. │ │ │ │ + 0x000120bc 20090000 4552524f 523a2073 74646669 ...ERROR: stdfi │ │ │ │ + 0x000120cc 6c657320 616e6420 70697065 73206172 les and pipes ar │ │ │ │ + 0x000120dc 65206d75 7475616c 6c792065 78636c75 e mutually exclu │ │ │ │ + 0x000120ec 73697665 20696e20 4c61756e 63682829 sive in Launch() │ │ │ │ + 0x000120fc 0a000000 4c41554e 43485f52 4f555449 ....LAUNCH_ROUTI │ │ │ │ + 0x0001210c 4e450000 66000000 6c61756e 63685f66 NE..f...launch_f │ │ │ │ + 0x0001211c 6f726b5f 65786563 3a202573 0a000000 ork_exec: %s.... │ │ │ │ + 0x0001212c 4552524f 523a2070 6f736978 5f737061 ERROR: posix_spa │ │ │ │ + 0x0001213c 776e2829 206e6f74 20617661 696c6162 wn() not availab │ │ │ │ + 0x0001214c 6c65206f 6e207468 69732068 6f73740a le on this host. │ │ │ │ + 0x0001215c 00000000 4552524f 523a2073 7061776e ....ERROR: spawn │ │ │ │ + 0x0001216c 76702829 206e6f74 20617661 696c6162 vp() not availab │ │ │ │ + 0x0001217c 6c65206f 6e207468 69732068 6f73740a le on this host. │ │ │ │ + 0x0001218c 00000000 00010203 04050607 0809ffff ................ │ │ │ │ + 0x0001219c ffffffff ff0a0b0c 0d0e0fff ffffffff ................ │ │ │ │ + 0x000121ac ffffffff ffffffff ffffffff ffffffff ................ │ │ │ │ + 0x000121bc ffffffff ff0a0b0c 0d0e0f00 3e000000 ............>... │ │ │ │ + 0x000121cc 41000000 0c000000 41000000 11000000 A.......A....... │ │ │ │ + 0x000121dc 41000000 27000000 41000000 36000000 A...'...A...6... │ │ │ │ + 0x000121ec 41000000 03000000 41000000 06000000 A.......A....... │ │ │ │ + 0x000121fc 41000000 15000000 41000000 0f000000 A.......A....... │ │ │ │ + 0x0001220c 41000000 0e000000 41000000 26000000 A.......A...&... │ │ │ │ + 0x0001221c 41000000 13000000 41000000 29000000 A.......A...)... │ │ │ │ + 0x0001222c 41000000 02000000 41000000 19000000 A.......A....... │ │ │ │ + 0x0001223c 41000000 0a000000 41000000 0b000000 A.......A....... │ │ │ │ + 0x0001224c 41000000 00000000 00000000 A........... │ │ │ ├── readelf --wide --decompress --hex-dump=.ARM.exidx {} │ │ │ │ @@ -1,4 +1,4 @@ │ │ │ │ │ │ │ │ Hex dump of section '.ARM.exidx': │ │ │ │ - 0x00001800 80f2ff7f 01000000 ........ │ │ │ │ + 0x00012258 20f7fe7f 01000000 ....... │ │ │ ├── readelf --wide --decompress --hex-dump=.eh_frame {} │ │ │ │ @@ -1,4 +1,4 @@ │ │ │ │ │ │ │ │ Hex dump of section '.eh_frame': │ │ │ │ - 0x00001808 00000000 .... │ │ │ │ + 0x00012260 00000000 .... │ │ │ ├── readelf --wide --decompress --hex-dump=.init_array {} │ │ │ │ @@ -1,4 +1,4 @@ │ │ │ │ │ │ │ │ Hex dump of section '.init_array': │ │ │ │ - 0x00002e4c 790b0000 y... │ │ │ │ + 0x00013cf0 711a0000 q... │ │ │ ├── readelf --wide --decompress --hex-dump=.fini_array {} │ │ │ │ @@ -1,4 +1,4 @@ │ │ │ │ │ │ │ │ Hex dump of section '.fini_array': │ │ │ │ - 0x00002e50 390b0000 9... │ │ │ │ + 0x00013cf4 311a0000 1... │ │ │ ├── readelf --wide --decompress --hex-dump=.got {} │ │ │ │ @@ -1,15 +1,37 @@ │ │ │ │ │ │ │ │ Hex dump of section '.got': │ │ │ │ NOTE: This section has relocations against it, but these have NOT been applied to this dump. │ │ │ │ - 0x00002f5c 542e0000 00000000 00000000 d4070000 T............... │ │ │ │ - 0x00002f6c d4070000 d4070000 d4070000 d4070000 ................ │ │ │ │ - 0x00002f7c d4070000 d4070000 d4070000 d4070000 ................ │ │ │ │ - 0x00002f8c d4070000 d4070000 d4070000 d4070000 ................ │ │ │ │ - 0x00002f9c d4070000 d4070000 d4070000 d4070000 ................ │ │ │ │ - 0x00002fac d4070000 d4070000 d4070000 d4070000 ................ │ │ │ │ - 0x00002fbc d4070000 d4070000 d4070000 d4070000 ................ │ │ │ │ - 0x00002fcc d4070000 d4070000 d4070000 d4070000 ................ │ │ │ │ - 0x00002fdc d4070000 d4070000 00000000 00000000 ................ │ │ │ │ - 0x00002fec 00000000 00000000 00000000 61090000 ............a... │ │ │ │ - 0x00002ffc 00000000 .... │ │ │ │ + 0x00013df8 f83c0100 00000000 00000000 3c130000 .<..........<... │ │ │ │ + 0x00013e08 3c130000 3c130000 3c130000 3c130000 <...<...<...<... │ │ │ │ + 0x00013e18 3c130000 3c130000 3c130000 3c130000 <...<...<...<... │ │ │ │ + 0x00013e28 3c130000 3c130000 3c130000 3c130000 <...<...<...<... │ │ │ │ + 0x00013e38 3c130000 3c130000 3c130000 3c130000 <...<...<...<... │ │ │ │ + 0x00013e48 3c130000 3c130000 3c130000 3c130000 <...<...<...<... │ │ │ │ + 0x00013e58 3c130000 3c130000 3c130000 3c130000 <...<...<...<... │ │ │ │ + 0x00013e68 3c130000 3c130000 3c130000 3c130000 <...<...<...<... │ │ │ │ + 0x00013e78 3c130000 3c130000 3c130000 3c130000 <...<...<...<... │ │ │ │ + 0x00013e88 3c130000 3c130000 3c130000 3c130000 <...<...<...<... │ │ │ │ + 0x00013e98 3c130000 3c130000 3c130000 3c130000 <...<...<...<... │ │ │ │ + 0x00013ea8 3c130000 3c130000 3c130000 3c130000 <...<...<...<... │ │ │ │ + 0x00013eb8 3c130000 3c130000 3c130000 3c130000 <...<...<...<... │ │ │ │ + 0x00013ec8 3c130000 3c130000 3c130000 3c130000 <...<...<...<... │ │ │ │ + 0x00013ed8 3c130000 3c130000 3c130000 3c130000 <...<...<...<... │ │ │ │ + 0x00013ee8 3c130000 3c130000 3c130000 3c130000 <...<...<...<... │ │ │ │ + 0x00013ef8 3c130000 3c130000 3c130000 3c130000 <...<...<...<... │ │ │ │ + 0x00013f08 3c130000 3c130000 3c130000 3c130000 <...<...<...<... │ │ │ │ + 0x00013f18 3c130000 3c130000 3c130000 3c130000 <...<...<...<... │ │ │ │ + 0x00013f28 3c130000 3c130000 3c130000 3c130000 <...<...<...<... │ │ │ │ + 0x00013f38 3c130000 3c130000 3c130000 3c130000 <...<...<...<... │ │ │ │ + 0x00013f48 3c130000 3c130000 3c130000 3c130000 <...<...<...<... │ │ │ │ + 0x00013f58 3c130000 3c130000 3c130000 3c130000 <...<...<...<... │ │ │ │ + 0x00013f68 3c130000 3c130000 3c130000 3c130000 <...<...<...<... │ │ │ │ + 0x00013f78 3c130000 3c130000 3c130000 3c130000 <...<...<...<... │ │ │ │ + 0x00013f88 3c130000 3c130000 3c130000 3c130000 <...<...<...<... │ │ │ │ + 0x00013f98 3c130000 3c130000 3c130000 3c130000 <...<...<...<... │ │ │ │ + 0x00013fa8 c98d0000 b1a50000 00000000 00000000 ................ │ │ │ │ + 0x00013fb8 dd890000 01970000 00000000 2da10000 ............-... │ │ │ │ + 0x00013fc8 34400100 412b0000 00000000 c13a0000 4@..A+.......:.. │ │ │ │ + 0x00013fd8 00000000 95a30000 00000000 59180000 ............Y... │ │ │ │ + 0x00013fe8 cd390000 d4b50100 859e0000 dd9a0000 .9.............. │ │ │ │ + 0x00013ff8 00000000 ed2b0000 .....+.. │ │ │ ├── readelf --wide --decompress --hex-dump=.data {} │ │ │ │ @@ -1,4 +1,11 @@ │ │ │ │ │ │ │ │ Hex dump of section '.data': │ │ │ │ - 0x00003000 00000000 04300000 64000000 .....0..d... │ │ │ │ + 0x00014000 00000000 04400100 64000000 0f000000 .....@..d....... │ │ │ │ + 0x00014010 b4000000 01000000 01000000 01000000 ................ │ │ │ │ + 0x00014020 0a000000 2c010000 0a000000 01000000 ....,........... │ │ │ │ + 0x00014030 01000000 b0120100 cc120100 e4120100 ................ │ │ │ │ + 0x00014040 fc120100 1c130100 44130100 74130100 ........D...t... │ │ │ │ + 0x00014050 a0130100 c8130100 f0130100 10140100 ................ │ │ │ │ + 0x00014060 30140100 54140100 78140100 a4140100 0...T...x....... │ │ │ │ + 0x00014070 01000000 .... │ │ │ ├── readelf --wide --decompress --hex-dump=.gnu_debuglink {} │ │ │ │ @@ -1,7 +1,7 @@ │ │ │ │ │ │ │ │ Hex dump of section '.gnu_debuglink': │ │ │ │ - 0x00000000 63656133 36333735 65636239 35636230 cea36375ecb95cb0 │ │ │ │ - 0x00000010 66356366 33326661 36396465 39306536 f5cf32fa69de90e6 │ │ │ │ - 0x00000020 35613262 62392e64 65627567 00000000 5a2bb9.debug.... │ │ │ │ - 0x00000030 688d99b7 h... │ │ │ │ + 0x00000000 32366436 30356638 39643764 33633362 26d605f89d7d3c3b │ │ │ │ + 0x00000010 34643737 31393263 65666235 62633435 4d77192cefb5bc45 │ │ │ │ + 0x00000020 65356564 65362e64 65627567 00000000 e5ede6.debug.... │ │ │ │ + 0x00000030 bd64cd5e .d.^